1 # SPDX-License-Identifier: BSD-3-Clause
2 # Copyright(c) 2010-2017 Intel Corporation
5 # define executive environment
6 # RTE_EXEC_ENV values are the directories in mk/exec-env/
11 # define the architecture we compile for.
12 # RTE_ARCH values are the directories in mk/arch/
17 # machine can define specific variables or action for a specific board
18 # RTE_MACHINE values are the directories in mk/machine/
23 # The compiler we use.
24 # RTE_TOOLCHAIN values are the directories in mk/toolchain/
29 # Use intrinsics or assembly code for key routines
31 CONFIG_RTE_FORCE_INTRINSICS=n
34 # Machine forces strict alignment constraints.
36 CONFIG_RTE_ARCH_STRICT_ALIGN=n
39 # Compile to share library
41 CONFIG_RTE_BUILD_SHARED_LIB=n
44 # Use newest code breaking previous ABI
49 # Major ABI to overwrite library specific LIBABIVER
54 # Machine's cache line size
56 CONFIG_RTE_CACHE_LINE_SIZE=64
59 # Compile Environment Abstraction Layer
61 CONFIG_RTE_LIBRTE_EAL=y
62 CONFIG_RTE_MAX_LCORE=128
63 CONFIG_RTE_MAX_NUMA_NODES=8
64 CONFIG_RTE_MAX_MEMSEG_LISTS=64
65 # each memseg list will be limited to either RTE_MAX_MEMSEG_PER_LIST pages
66 # or RTE_MAX_MEM_MB_PER_LIST megabytes worth of memory, whichever is smaller
67 CONFIG_RTE_MAX_MEMSEG_PER_LIST=8192
68 CONFIG_RTE_MAX_MEM_MB_PER_LIST=32768
69 # a "type" is a combination of page size and NUMA node. total number of memseg
70 # lists per type will be limited to either RTE_MAX_MEMSEG_PER_TYPE pages (split
71 # over multiple lists of RTE_MAX_MEMSEG_PER_LIST pages), or
72 # RTE_MAX_MEM_MB_PER_TYPE megabytes of memory (split over multiple lists of
73 # RTE_MAX_MEM_MB_PER_LIST), whichever is smaller
74 CONFIG_RTE_MAX_MEMSEG_PER_TYPE=32768
75 CONFIG_RTE_MAX_MEM_MB_PER_TYPE=131072
76 # global maximum usable amount of VA, in megabytes
77 CONFIG_RTE_MAX_MEM_MB=524288
78 CONFIG_RTE_MAX_MEMZONE=2560
79 CONFIG_RTE_MAX_TAILQ=32
80 CONFIG_RTE_ENABLE_ASSERT=n
81 CONFIG_RTE_LOG_DP_LEVEL=RTE_LOG_INFO
82 CONFIG_RTE_LOG_HISTORY=256
83 CONFIG_RTE_BACKTRACE=y
84 CONFIG_RTE_LIBEAL_USE_HPET=n
85 CONFIG_RTE_EAL_ALLOW_INV_SOCKET_ID=n
86 CONFIG_RTE_EAL_ALWAYS_PANIC_ON_ERROR=n
87 CONFIG_RTE_EAL_IGB_UIO=n
89 CONFIG_RTE_MAX_VFIO_GROUPS=64
90 CONFIG_RTE_MAX_VFIO_CONTAINERS=64
91 CONFIG_RTE_MALLOC_DEBUG=n
92 CONFIG_RTE_EAL_NUMA_AWARE_HUGEPAGES=n
93 CONFIG_RTE_USE_LIBBSD=n
96 # Recognize/ignore the AVX/AVX512 CPU flags for performance/power testing.
97 # AVX512 is marked as experimental for now, will enable it after enough
98 # field test and possible optimization.
100 CONFIG_RTE_ENABLE_AVX=y
101 CONFIG_RTE_ENABLE_AVX512=n
103 # Default driver path (or "" to disable)
104 CONFIG_RTE_EAL_PMD_PATH=""
107 # Compile Environment Abstraction Layer to support Vmware TSC map
109 CONFIG_RTE_LIBRTE_EAL_VMWARE_TSC_MAP_SUPPORT=y
112 # Compile the PCI library
114 CONFIG_RTE_LIBRTE_PCI=y
117 # Compile the argument parser library
119 CONFIG_RTE_LIBRTE_KVARGS=y
122 # Compile generic ethernet library
124 CONFIG_RTE_LIBRTE_ETHER=y
125 CONFIG_RTE_LIBRTE_ETHDEV_DEBUG=n
126 CONFIG_RTE_MAX_ETHPORTS=32
127 CONFIG_RTE_MAX_QUEUES_PER_PORT=1024
128 CONFIG_RTE_LIBRTE_IEEE1588=n
129 CONFIG_RTE_ETHDEV_QUEUE_STAT_CNTRS=16
130 CONFIG_RTE_ETHDEV_RXTX_CALLBACKS=y
131 CONFIG_RTE_ETHDEV_PROFILE_ITT_WASTED_RX_ITERATIONS=n
134 # Turn off Tx preparation stage
136 # Warning: rte_eth_tx_prepare() can be safely disabled only if using a
137 # driver which do not implement any Tx preparation.
139 CONFIG_RTE_ETHDEV_TX_PREPARE_NOOP=n
142 # Compile the Intel FPGA bus
144 CONFIG_RTE_LIBRTE_IFPGA_BUS=y
147 # Compile PCI bus driver
149 CONFIG_RTE_LIBRTE_PCI_BUS=y
152 # Compile the vdev bus
154 CONFIG_RTE_LIBRTE_VDEV_BUS=y
159 CONFIG_RTE_LIBRTE_ARK_PMD=y
160 CONFIG_RTE_LIBRTE_ARK_PAD_TX=y
161 CONFIG_RTE_LIBRTE_ARK_DEBUG_RX=n
162 CONFIG_RTE_LIBRTE_ARK_DEBUG_TX=n
163 CONFIG_RTE_LIBRTE_ARK_DEBUG_STATS=n
164 CONFIG_RTE_LIBRTE_ARK_DEBUG_TRACE=n
169 CONFIG_RTE_LIBRTE_AXGBE_PMD=y
170 CONFIG_RTE_LIBRTE_AXGBE_PMD_DEBUG=n
173 # Compile burst-oriented Broadcom PMD driver
175 CONFIG_RTE_LIBRTE_BNX2X_PMD=n
176 CONFIG_RTE_LIBRTE_BNX2X_DEBUG_RX=n
177 CONFIG_RTE_LIBRTE_BNX2X_DEBUG_TX=n
178 CONFIG_RTE_LIBRTE_BNX2X_MF_SUPPORT=n
179 CONFIG_RTE_LIBRTE_BNX2X_DEBUG_PERIODIC=n
182 # Compile burst-oriented Broadcom BNXT PMD driver
184 CONFIG_RTE_LIBRTE_BNXT_PMD=y
187 # Compile burst-oriented Chelsio Terminator (CXGBE) PMD
189 CONFIG_RTE_LIBRTE_CXGBE_PMD=y
190 CONFIG_RTE_LIBRTE_CXGBE_DEBUG=n
191 CONFIG_RTE_LIBRTE_CXGBE_DEBUG_REG=n
192 CONFIG_RTE_LIBRTE_CXGBE_DEBUG_MBOX=n
193 CONFIG_RTE_LIBRTE_CXGBE_DEBUG_TX=n
194 CONFIG_RTE_LIBRTE_CXGBE_DEBUG_RX=n
195 CONFIG_RTE_LIBRTE_CXGBE_TPUT=y
198 CONFIG_RTE_LIBRTE_DPAA_BUS=n
199 CONFIG_RTE_LIBRTE_DPAA_MEMPOOL=n
200 CONFIG_RTE_LIBRTE_DPAA_PMD=n
201 CONFIG_RTE_LIBRTE_DPAA_HWDEBUG=n
204 # Compile NXP DPAA2 FSL-MC Bus
206 CONFIG_RTE_LIBRTE_FSLMC_BUS=n
209 # Compile Support Libraries for NXP DPAA2
211 CONFIG_RTE_LIBRTE_DPAA2_MEMPOOL=n
212 CONFIG_RTE_LIBRTE_DPAA2_USE_PHYS_IOVA=y
215 # Compile burst-oriented NXP DPAA2 PMD driver
217 CONFIG_RTE_LIBRTE_DPAA2_PMD=n
218 CONFIG_RTE_LIBRTE_DPAA2_DEBUG_DRIVER=n
221 # Compile burst-oriented Amazon ENA PMD driver
223 CONFIG_RTE_LIBRTE_ENA_PMD=y
224 CONFIG_RTE_LIBRTE_ENA_DEBUG_RX=n
225 CONFIG_RTE_LIBRTE_ENA_DEBUG_TX=n
226 CONFIG_RTE_LIBRTE_ENA_DEBUG_TX_FREE=n
227 CONFIG_RTE_LIBRTE_ENA_COM_DEBUG=n
230 # Compile burst-oriented Cisco ENIC PMD driver
232 CONFIG_RTE_LIBRTE_ENIC_PMD=y
235 # Compile burst-oriented IGB & EM PMD drivers
237 CONFIG_RTE_LIBRTE_EM_PMD=y
238 CONFIG_RTE_LIBRTE_IGB_PMD=y
239 CONFIG_RTE_LIBRTE_E1000_DEBUG_RX=n
240 CONFIG_RTE_LIBRTE_E1000_DEBUG_TX=n
241 CONFIG_RTE_LIBRTE_E1000_DEBUG_TX_FREE=n
242 CONFIG_RTE_LIBRTE_E1000_PF_DISABLE_STRIP_CRC=n
245 # Compile burst-oriented IXGBE PMD driver
247 CONFIG_RTE_LIBRTE_IXGBE_PMD=y
248 CONFIG_RTE_LIBRTE_IXGBE_DEBUG_RX=n
249 CONFIG_RTE_LIBRTE_IXGBE_DEBUG_TX=n
250 CONFIG_RTE_LIBRTE_IXGBE_DEBUG_TX_FREE=n
251 CONFIG_RTE_LIBRTE_IXGBE_PF_DISABLE_STRIP_CRC=n
252 CONFIG_RTE_IXGBE_INC_VECTOR=y
253 CONFIG_RTE_LIBRTE_IXGBE_BYPASS=n
256 # Compile burst-oriented I40E PMD driver
258 CONFIG_RTE_LIBRTE_I40E_PMD=y
259 CONFIG_RTE_LIBRTE_I40E_DEBUG_RX=n
260 CONFIG_RTE_LIBRTE_I40E_DEBUG_TX=n
261 CONFIG_RTE_LIBRTE_I40E_DEBUG_TX_FREE=n
262 CONFIG_RTE_LIBRTE_I40E_RX_ALLOW_BULK_ALLOC=y
263 CONFIG_RTE_LIBRTE_I40E_INC_VECTOR=y
264 CONFIG_RTE_LIBRTE_I40E_16BYTE_RX_DESC=n
265 CONFIG_RTE_LIBRTE_I40E_QUEUE_NUM_PER_PF=64
266 CONFIG_RTE_LIBRTE_I40E_QUEUE_NUM_PER_VM=4
269 # Compile burst-oriented FM10K PMD
271 CONFIG_RTE_LIBRTE_FM10K_PMD=y
272 CONFIG_RTE_LIBRTE_FM10K_DEBUG_RX=n
273 CONFIG_RTE_LIBRTE_FM10K_DEBUG_TX=n
274 CONFIG_RTE_LIBRTE_FM10K_DEBUG_TX_FREE=n
275 CONFIG_RTE_LIBRTE_FM10K_RX_OLFLAGS_ENABLE=y
276 CONFIG_RTE_LIBRTE_FM10K_INC_VECTOR=y
279 # Compile burst-oriented AVF PMD driver
281 CONFIG_RTE_LIBRTE_AVF_PMD=y
282 CONFIG_RTE_LIBRTE_AVF_INC_VECTOR=y
283 CONFIG_RTE_LIBRTE_AVF_DEBUG_TX=n
284 CONFIG_RTE_LIBRTE_AVF_DEBUG_TX_FREE=n
285 CONFIG_RTE_LIBRTE_AVF_DEBUG_RX=n
286 CONFIG_RTE_LIBRTE_AVF_16BYTE_RX_DESC=n
289 # Compile burst-oriented Mellanox ConnectX-3 (MLX4) PMD
291 CONFIG_RTE_LIBRTE_MLX4_PMD=n
292 CONFIG_RTE_LIBRTE_MLX4_DEBUG=n
293 CONFIG_RTE_LIBRTE_MLX4_DLOPEN_DEPS=n
296 # Compile burst-oriented Mellanox ConnectX-4, ConnectX-5 & Bluefield
299 CONFIG_RTE_LIBRTE_MLX5_PMD=n
300 CONFIG_RTE_LIBRTE_MLX5_DEBUG=n
301 CONFIG_RTE_LIBRTE_MLX5_DLOPEN_DEPS=n
304 # Compile burst-oriented Netronome NFP PMD driver
306 CONFIG_RTE_LIBRTE_NFP_PMD=n
307 CONFIG_RTE_LIBRTE_NFP_DEBUG_TX=n
308 CONFIG_RTE_LIBRTE_NFP_DEBUG_RX=n
310 # QLogic 10G/25G/40G/50G/100G PMD
312 CONFIG_RTE_LIBRTE_QEDE_PMD=y
313 CONFIG_RTE_LIBRTE_QEDE_DEBUG_TX=n
314 CONFIG_RTE_LIBRTE_QEDE_DEBUG_RX=n
315 #Provides abs path/name of the firmware file.
316 #Empty string denotes driver will use default firmware
317 CONFIG_RTE_LIBRTE_QEDE_FW=""
320 # Compile burst-oriented Solarflare libefx-based PMD
322 CONFIG_RTE_LIBRTE_SFC_EFX_PMD=y
323 CONFIG_RTE_LIBRTE_SFC_EFX_DEBUG=n
326 # Compile software PMD backed by SZEDATA2 device
328 CONFIG_RTE_LIBRTE_PMD_SZEDATA2=n
331 # Compile burst-oriented Cavium Thunderx NICVF PMD driver
333 CONFIG_RTE_LIBRTE_THUNDERX_NICVF_PMD=y
334 CONFIG_RTE_LIBRTE_THUNDERX_NICVF_DEBUG_RX=n
335 CONFIG_RTE_LIBRTE_THUNDERX_NICVF_DEBUG_TX=n
338 # Compile burst-oriented Cavium LiquidIO PMD driver
340 CONFIG_RTE_LIBRTE_LIO_PMD=y
341 CONFIG_RTE_LIBRTE_LIO_DEBUG_RX=n
342 CONFIG_RTE_LIBRTE_LIO_DEBUG_TX=n
343 CONFIG_RTE_LIBRTE_LIO_DEBUG_MBOX=n
344 CONFIG_RTE_LIBRTE_LIO_DEBUG_REGS=n
347 # Compile burst-oriented Cavium OCTEONTX network PMD driver
349 CONFIG_RTE_LIBRTE_OCTEONTX_PMD=y
352 # Compile WRS accelerated virtual port (AVP) guest PMD driver
354 CONFIG_RTE_LIBRTE_AVP_PMD=n
355 CONFIG_RTE_LIBRTE_AVP_DEBUG_RX=n
356 CONFIG_RTE_LIBRTE_AVP_DEBUG_TX=n
357 CONFIG_RTE_LIBRTE_AVP_DEBUG_BUFFERS=n
360 # Compile burst-oriented VIRTIO PMD driver
362 CONFIG_RTE_LIBRTE_VIRTIO_PMD=y
363 CONFIG_RTE_LIBRTE_VIRTIO_DEBUG_RX=n
364 CONFIG_RTE_LIBRTE_VIRTIO_DEBUG_TX=n
365 CONFIG_RTE_LIBRTE_VIRTIO_DEBUG_DUMP=n
368 # Compile virtio device emulation inside virtio PMD driver
370 CONFIG_RTE_VIRTIO_USER=n
373 # Compile burst-oriented VMXNET3 PMD driver
375 CONFIG_RTE_LIBRTE_VMXNET3_PMD=y
376 CONFIG_RTE_LIBRTE_VMXNET3_DEBUG_RX=n
377 CONFIG_RTE_LIBRTE_VMXNET3_DEBUG_TX=n
378 CONFIG_RTE_LIBRTE_VMXNET3_DEBUG_TX_FREE=n
381 # Compile software PMD backed by AF_PACKET sockets (Linux only)
383 CONFIG_RTE_LIBRTE_PMD_AF_PACKET=n
386 # Compile link bonding PMD library
388 CONFIG_RTE_LIBRTE_PMD_BOND=y
389 CONFIG_RTE_LIBRTE_BOND_DEBUG_ALB=n
390 CONFIG_RTE_LIBRTE_BOND_DEBUG_ALB_L1=n
393 # Compile fail-safe PMD
395 CONFIG_RTE_LIBRTE_PMD_FAILSAFE=y
398 # Compile Marvell PMD driver
400 CONFIG_RTE_LIBRTE_MVPP2_PMD=n
403 # Compile support for VMBus library
405 CONFIG_RTE_LIBRTE_VMBUS=n
408 # Compile native PMD for Hyper-V/Azure
410 CONFIG_RTE_LIBRTE_NETVSC_PMD=n
411 CONFIG_RTE_LIBRTE_NETVSC_DEBUG_RX=n
412 CONFIG_RTE_LIBRTE_NETVSC_DEBUG_TX=n
413 CONFIG_RTE_LIBRTE_NETVSC_DEBUG_DUMP=n
416 # Compile virtual device driver for NetVSC on Hyper-V/Azure
418 CONFIG_RTE_LIBRTE_VDEV_NETVSC_PMD=n
423 CONFIG_RTE_LIBRTE_PMD_NULL=y
426 # Compile software PMD backed by PCAP files
428 CONFIG_RTE_LIBRTE_PMD_PCAP=n
431 # Compile example software rings based PMD
433 CONFIG_RTE_LIBRTE_PMD_RING=y
434 CONFIG_RTE_PMD_RING_MAX_RX_RINGS=16
435 CONFIG_RTE_PMD_RING_MAX_TX_RINGS=16
438 # Compile SOFTNIC PMD
440 CONFIG_RTE_LIBRTE_PMD_SOFTNIC=n
443 # Compile the TAP PMD
444 # It is enabled by default for Linux only.
446 CONFIG_RTE_LIBRTE_PMD_TAP=n
449 # Do prefetch of packet data within PMD driver receive function
451 CONFIG_RTE_PMD_PACKET_PREFETCH=y
453 # Compile generic wireless base band device library
454 # EXPERIMENTAL: API may change without prior notice
456 CONFIG_RTE_LIBRTE_BBDEV=y
457 CONFIG_RTE_BBDEV_MAX_DEVS=128
458 CONFIG_RTE_BBDEV_OFFLOAD_COST=n
461 # Compile PMD for NULL bbdev device
463 CONFIG_RTE_LIBRTE_PMD_BBDEV_NULL=y
466 # Compile PMD for turbo software bbdev device
468 CONFIG_RTE_LIBRTE_PMD_BBDEV_TURBO_SW=n
471 # Compile generic crypto device library
473 CONFIG_RTE_LIBRTE_CRYPTODEV=y
474 CONFIG_RTE_CRYPTO_MAX_DEVS=64
477 # Compile PMD for ARMv8 Crypto device
479 CONFIG_RTE_LIBRTE_PMD_ARMV8_CRYPTO=n
480 CONFIG_RTE_LIBRTE_PMD_ARMV8_CRYPTO_DEBUG=n
483 # Compile NXP DPAA2 crypto sec driver for CAAM HW
485 CONFIG_RTE_LIBRTE_PMD_DPAA2_SEC=n
488 # NXP DPAA caam - crypto driver
490 CONFIG_RTE_LIBRTE_PMD_DPAA_SEC=n
491 CONFIG_RTE_LIBRTE_DPAA_MAX_CRYPTODEV=4
494 # Compile PMD for QuickAssist based devices - see docs for details
496 CONFIG_RTE_LIBRTE_PMD_QAT=y
497 CONFIG_RTE_LIBRTE_PMD_QAT_SYM=n
499 # Max. number of QuickAssist devices, which can be detected and attached
501 CONFIG_RTE_PMD_QAT_MAX_PCI_DEVICES=48
502 CONFIG_RTE_PMD_QAT_COMP_SGL_MAX_SEGMENTS=16
505 # Compile PMD for virtio crypto devices
507 CONFIG_RTE_LIBRTE_PMD_VIRTIO_CRYPTO=y
509 # Number of maximum virtio crypto devices
511 CONFIG_RTE_MAX_VIRTIO_CRYPTO=32
514 # Compile PMD for AESNI backed device
516 CONFIG_RTE_LIBRTE_PMD_AESNI_MB=n
519 # Compile PMD for Software backed device
521 CONFIG_RTE_LIBRTE_PMD_OPENSSL=n
524 # Compile PMD for AESNI GCM device
526 CONFIG_RTE_LIBRTE_PMD_AESNI_GCM=n
529 # Compile PMD for SNOW 3G device
531 CONFIG_RTE_LIBRTE_PMD_SNOW3G=n
532 CONFIG_RTE_LIBRTE_PMD_SNOW3G_DEBUG=n
535 # Compile PMD for KASUMI device
537 CONFIG_RTE_LIBRTE_PMD_KASUMI=n
540 # Compile PMD for ZUC device
542 CONFIG_RTE_LIBRTE_PMD_ZUC=n
544 # Compile PMD for Crypto Scheduler device
546 CONFIG_RTE_LIBRTE_PMD_CRYPTO_SCHEDULER=y
549 # Compile PMD for NULL Crypto device
551 CONFIG_RTE_LIBRTE_PMD_NULL_CRYPTO=y
554 # Compile PMD for AMD CCP crypto device
556 CONFIG_RTE_LIBRTE_PMD_CCP=n
559 # Compile PMD for Marvell Crypto device
561 CONFIG_RTE_LIBRTE_PMD_MVSAM_CRYPTO=n
562 CONFIG_RTE_LIBRTE_PMD_MVSAM_CRYPTO_DEBUG=n
565 # Compile generic security library
567 CONFIG_RTE_LIBRTE_SECURITY=y
570 # Compile generic compression device library
572 CONFIG_RTE_LIBRTE_COMPRESSDEV=y
573 CONFIG_RTE_COMPRESS_MAX_DEVS=64
576 # Compile compressdev unit test
578 CONFIG_RTE_COMPRESSDEV_TEST=n
581 # Compile PMD for ISA-L compression device
583 CONFIG_RTE_LIBRTE_PMD_ISAL=n
586 # Compile generic event device library
588 CONFIG_RTE_LIBRTE_EVENTDEV=y
589 CONFIG_RTE_LIBRTE_EVENTDEV_DEBUG=n
590 CONFIG_RTE_EVENT_MAX_DEVS=16
591 CONFIG_RTE_EVENT_MAX_QUEUES_PER_DEV=64
592 CONFIG_RTE_EVENT_TIMER_ADAPTER_NUM_MAX=32
593 CONFIG_RTE_EVENT_ETH_INTR_RING_SIZE=1024
594 CONFIG_RTE_EVENT_CRYPTO_ADAPTER_MAX_INSTANCE=32
597 # Compile PMD for skeleton event device
599 CONFIG_RTE_LIBRTE_PMD_SKELETON_EVENTDEV=y
600 CONFIG_RTE_LIBRTE_PMD_SKELETON_EVENTDEV_DEBUG=n
603 # Compile PMD for software event device
605 CONFIG_RTE_LIBRTE_PMD_SW_EVENTDEV=y
608 # Compile PMD for octeontx sso event device
610 CONFIG_RTE_LIBRTE_PMD_OCTEONTX_SSOVF=y
613 # Compile PMD for OPDL event device
615 CONFIG_RTE_LIBRTE_PMD_OPDL_EVENTDEV=y
618 # Compile PMD for NXP DPAA event device
620 CONFIG_RTE_LIBRTE_PMD_DPAA_EVENTDEV=n
623 # Compile PMD for NXP DPAA2 event device
625 CONFIG_RTE_LIBRTE_PMD_DPAA2_EVENTDEV=n
628 # Compile raw device support
629 # EXPERIMENTAL: API may change without prior notice
631 CONFIG_RTE_LIBRTE_RAWDEV=y
632 CONFIG_RTE_RAWDEV_MAX_DEVS=10
633 CONFIG_RTE_LIBRTE_PMD_SKELETON_RAWDEV=y
636 # Compile PMD for NXP DPAA2 CMDIF raw device
638 CONFIG_RTE_LIBRTE_PMD_DPAA2_CMDIF_RAWDEV=n
641 # Compile PMD for NXP DPAA2 QDMA raw device
643 CONFIG_RTE_LIBRTE_PMD_DPAA2_QDMA_RAWDEV=n
646 # Compile PMD for Intel FPGA raw device
648 CONFIG_RTE_LIBRTE_PMD_IFPGA_RAWDEV=y
651 # Compile librte_ring
653 CONFIG_RTE_LIBRTE_RING=y
654 CONFIG_RTE_RING_USE_C11_MEM_MODEL=n
657 # Compile librte_mempool
659 CONFIG_RTE_LIBRTE_MEMPOOL=y
660 CONFIG_RTE_MEMPOOL_CACHE_MAX_SIZE=512
661 CONFIG_RTE_LIBRTE_MEMPOOL_DEBUG=n
664 # Compile Mempool drivers
666 CONFIG_RTE_DRIVER_MEMPOOL_BUCKET=y
667 CONFIG_RTE_DRIVER_MEMPOOL_BUCKET_SIZE_KB=64
668 CONFIG_RTE_DRIVER_MEMPOOL_RING=y
669 CONFIG_RTE_DRIVER_MEMPOOL_STACK=y
672 # Compile PMD for octeontx fpa mempool device
674 CONFIG_RTE_LIBRTE_OCTEONTX_MEMPOOL=y
677 # Compile librte_mbuf
679 CONFIG_RTE_LIBRTE_MBUF=y
680 CONFIG_RTE_LIBRTE_MBUF_DEBUG=n
681 CONFIG_RTE_MBUF_DEFAULT_MEMPOOL_OPS="ring_mp_mc"
682 CONFIG_RTE_MBUF_REFCNT_ATOMIC=y
683 CONFIG_RTE_PKTMBUF_HEADROOM=128
686 # Compile librte_timer
688 CONFIG_RTE_LIBRTE_TIMER=y
689 CONFIG_RTE_LIBRTE_TIMER_DEBUG=n
692 # Compile librte_cfgfile
694 CONFIG_RTE_LIBRTE_CFGFILE=y
697 # Compile librte_cmdline
699 CONFIG_RTE_LIBRTE_CMDLINE=y
700 CONFIG_RTE_LIBRTE_CMDLINE_DEBUG=n
703 # Compile librte_hash
705 CONFIG_RTE_LIBRTE_HASH=y
706 CONFIG_RTE_LIBRTE_HASH_DEBUG=n
711 CONFIG_RTE_LIBRTE_EFD=y
714 # Compile librte_member
716 CONFIG_RTE_LIBRTE_MEMBER=y
719 # Compile librte_jobstats
721 CONFIG_RTE_LIBRTE_JOBSTATS=y
724 # Compile the device metrics library
726 CONFIG_RTE_LIBRTE_METRICS=y
729 # Compile the bitrate statistics library
731 CONFIG_RTE_LIBRTE_BITRATE=y
734 # Compile the latency statistics library
736 CONFIG_RTE_LIBRTE_LATENCY_STATS=y
741 CONFIG_RTE_LIBRTE_LPM=y
742 CONFIG_RTE_LIBRTE_LPM_DEBUG=n
747 CONFIG_RTE_LIBRTE_ACL=y
748 CONFIG_RTE_LIBRTE_ACL_DEBUG=n
751 # Compile librte_power
753 CONFIG_RTE_LIBRTE_POWER=n
754 CONFIG_RTE_LIBRTE_POWER_DEBUG=n
755 CONFIG_RTE_MAX_LCORE_FREQS=64
760 CONFIG_RTE_LIBRTE_NET=y
763 # Compile librte_ip_frag
765 CONFIG_RTE_LIBRTE_IP_FRAG=y
766 CONFIG_RTE_LIBRTE_IP_FRAG_DEBUG=n
767 CONFIG_RTE_LIBRTE_IP_FRAG_MAX_FRAG=4
768 CONFIG_RTE_LIBRTE_IP_FRAG_TBL_STAT=n
771 # Compile GRO library
773 CONFIG_RTE_LIBRTE_GRO=y
776 # Compile GSO library
778 CONFIG_RTE_LIBRTE_GSO=y
781 # Compile librte_meter
783 CONFIG_RTE_LIBRTE_METER=y
786 # Compile librte_classify
788 CONFIG_RTE_LIBRTE_FLOW_CLASSIFY=y
791 # Compile librte_sched
793 CONFIG_RTE_LIBRTE_SCHED=y
794 CONFIG_RTE_SCHED_DEBUG=n
795 CONFIG_RTE_SCHED_RED=n
796 CONFIG_RTE_SCHED_COLLECT_STATS=n
797 CONFIG_RTE_SCHED_SUBPORT_TC_OV=n
798 CONFIG_RTE_SCHED_PORT_N_GRINDERS=8
799 CONFIG_RTE_SCHED_VECTOR=n
802 # Compile the distributor library
804 CONFIG_RTE_LIBRTE_DISTRIBUTOR=y
807 # Compile the reorder library
809 CONFIG_RTE_LIBRTE_REORDER=y
812 # Compile librte_port
814 CONFIG_RTE_LIBRTE_PORT=y
815 CONFIG_RTE_PORT_STATS_COLLECT=n
816 CONFIG_RTE_PORT_PCAP=n
819 # Compile librte_table
821 CONFIG_RTE_LIBRTE_TABLE=y
822 CONFIG_RTE_TABLE_STATS_COLLECT=n
825 # Compile librte_pipeline
827 CONFIG_RTE_LIBRTE_PIPELINE=y
828 CONFIG_RTE_PIPELINE_STATS_COLLECT=n
833 CONFIG_RTE_LIBRTE_KNI=n
834 CONFIG_RTE_LIBRTE_PMD_KNI=n
835 CONFIG_RTE_KNI_KMOD=n
836 CONFIG_RTE_KNI_KMOD_ETHTOOL=n
837 CONFIG_RTE_KNI_PREEMPT_DEFAULT=y
840 # Compile the pdump library
842 CONFIG_RTE_LIBRTE_PDUMP=y
845 # Compile vhost user library
847 CONFIG_RTE_LIBRTE_VHOST=n
848 CONFIG_RTE_LIBRTE_VHOST_NUMA=n
849 CONFIG_RTE_LIBRTE_VHOST_DEBUG=n
853 # To compile, CONFIG_RTE_LIBRTE_VHOST should be enabled.
855 CONFIG_RTE_LIBRTE_PMD_VHOST=n
859 # To compile, CONFIG_RTE_LIBRTE_VHOST and CONFIG_RTE_EAL_VFIO
862 CONFIG_RTE_LIBRTE_IFC_PMD=n
867 CONFIG_RTE_LIBRTE_BPF=y
868 # allow load BPF from ELF files (requires libelf)
869 CONFIG_RTE_LIBRTE_BPF_ELF=n
872 # Compile the test application
874 CONFIG_RTE_APP_TEST=y
875 CONFIG_RTE_APP_TEST_RESOURCE_TAR=n
878 # Compile the procinfo application
880 CONFIG_RTE_PROC_INFO=n
883 # Compile the PMD test application
885 CONFIG_RTE_TEST_PMD=y
886 CONFIG_RTE_TEST_PMD_RECORD_CORE_CYCLES=n
887 CONFIG_RTE_TEST_PMD_RECORD_BURST_STATS=n
890 # Compile the bbdev test application
892 CONFIG_RTE_TEST_BBDEV=y
895 # Compile the crypto performance application
897 CONFIG_RTE_APP_CRYPTO_PERF=y
900 # Compile the eventdev application
902 CONFIG_RTE_APP_EVENTDEV=y