net/atlantic: add PMD driver skeleton
[dpdk.git] / config / common_base
1 # SPDX-License-Identifier: BSD-3-Clause
2 # Copyright(c) 2010-2017 Intel Corporation
3
4 #
5 # define executive environment
6 # RTE_EXEC_ENV values are the directories in mk/exec-env/
7 #
8 CONFIG_RTE_EXEC_ENV=
9
10 #
11 # define the architecture we compile for.
12 # RTE_ARCH values are the directories in mk/arch/
13 #
14 CONFIG_RTE_ARCH=
15
16 #
17 # machine can define specific variables or action for a specific board
18 # RTE_MACHINE values are the directories in mk/machine/
19 #
20 CONFIG_RTE_MACHINE=
21
22 #
23 # The compiler we use.
24 # RTE_TOOLCHAIN values are the directories in mk/toolchain/
25 #
26 CONFIG_RTE_TOOLCHAIN=
27
28 #
29 # Use intrinsics or assembly code for key routines
30 #
31 CONFIG_RTE_FORCE_INTRINSICS=n
32
33 #
34 # Machine forces strict alignment constraints.
35 #
36 CONFIG_RTE_ARCH_STRICT_ALIGN=n
37
38 #
39 # Compile to share library
40 #
41 CONFIG_RTE_BUILD_SHARED_LIB=n
42
43 #
44 # Use newest code breaking previous ABI
45 #
46 CONFIG_RTE_NEXT_ABI=y
47
48 #
49 # Major ABI to overwrite library specific LIBABIVER
50 #
51 CONFIG_RTE_MAJOR_ABI=
52
53 #
54 # Machine's cache line size
55 #
56 CONFIG_RTE_CACHE_LINE_SIZE=64
57
58 #
59 # Compile Environment Abstraction Layer
60 #
61 CONFIG_RTE_LIBRTE_EAL=y
62 CONFIG_RTE_MAX_LCORE=128
63 CONFIG_RTE_MAX_NUMA_NODES=8
64 CONFIG_RTE_MAX_HEAPS=32
65 CONFIG_RTE_MAX_MEMSEG_LISTS=64
66 # each memseg list will be limited to either RTE_MAX_MEMSEG_PER_LIST pages
67 # or RTE_MAX_MEM_MB_PER_LIST megabytes worth of memory, whichever is smaller
68 CONFIG_RTE_MAX_MEMSEG_PER_LIST=8192
69 CONFIG_RTE_MAX_MEM_MB_PER_LIST=32768
70 # a "type" is a combination of page size and NUMA node. total number of memseg
71 # lists per type will be limited to either RTE_MAX_MEMSEG_PER_TYPE pages (split
72 # over multiple lists of RTE_MAX_MEMSEG_PER_LIST pages), or
73 # RTE_MAX_MEM_MB_PER_TYPE megabytes of memory (split over multiple lists of
74 # RTE_MAX_MEM_MB_PER_LIST), whichever is smaller
75 CONFIG_RTE_MAX_MEMSEG_PER_TYPE=32768
76 CONFIG_RTE_MAX_MEM_MB_PER_TYPE=131072
77 # global maximum usable amount of VA, in megabytes
78 CONFIG_RTE_MAX_MEM_MB=524288
79 CONFIG_RTE_MAX_MEMZONE=2560
80 CONFIG_RTE_MAX_TAILQ=32
81 CONFIG_RTE_ENABLE_ASSERT=n
82 CONFIG_RTE_LOG_DP_LEVEL=RTE_LOG_INFO
83 CONFIG_RTE_LOG_HISTORY=256
84 CONFIG_RTE_BACKTRACE=y
85 CONFIG_RTE_LIBEAL_USE_HPET=n
86 CONFIG_RTE_EAL_ALLOW_INV_SOCKET_ID=n
87 CONFIG_RTE_EAL_ALWAYS_PANIC_ON_ERROR=n
88 CONFIG_RTE_EAL_IGB_UIO=n
89 CONFIG_RTE_EAL_VFIO=n
90 CONFIG_RTE_MAX_VFIO_GROUPS=64
91 CONFIG_RTE_MAX_VFIO_CONTAINERS=64
92 CONFIG_RTE_MALLOC_DEBUG=n
93 CONFIG_RTE_EAL_NUMA_AWARE_HUGEPAGES=n
94 CONFIG_RTE_USE_LIBBSD=n
95
96 #
97 # Recognize/ignore the AVX/AVX512 CPU flags for performance/power testing.
98 # AVX512 is marked as experimental for now, will enable it after enough
99 # field test and possible optimization.
100 #
101 CONFIG_RTE_ENABLE_AVX=y
102 CONFIG_RTE_ENABLE_AVX512=n
103
104 # Default driver path (or "" to disable)
105 CONFIG_RTE_EAL_PMD_PATH=""
106
107 #
108 # Compile Environment Abstraction Layer to support Vmware TSC map
109 #
110 CONFIG_RTE_LIBRTE_EAL_VMWARE_TSC_MAP_SUPPORT=y
111
112 #
113 # Compile the PCI library
114 #
115 CONFIG_RTE_LIBRTE_PCI=y
116
117 #
118 # Compile the argument parser library
119 #
120 CONFIG_RTE_LIBRTE_KVARGS=y
121
122 #
123 # Compile generic ethernet library
124 #
125 CONFIG_RTE_LIBRTE_ETHER=y
126 CONFIG_RTE_LIBRTE_ETHDEV_DEBUG=n
127 CONFIG_RTE_MAX_ETHPORTS=32
128 CONFIG_RTE_MAX_QUEUES_PER_PORT=1024
129 CONFIG_RTE_LIBRTE_IEEE1588=n
130 CONFIG_RTE_ETHDEV_QUEUE_STAT_CNTRS=16
131 CONFIG_RTE_ETHDEV_RXTX_CALLBACKS=y
132 CONFIG_RTE_ETHDEV_PROFILE_WITH_VTUNE=n
133
134 #
135 # Turn off Tx preparation stage
136 #
137 # Warning: rte_eth_tx_prepare() can be safely disabled only if using a
138 # driver which do not implement any Tx preparation.
139 #
140 CONFIG_RTE_ETHDEV_TX_PREPARE_NOOP=n
141
142 #
143 # Common libraries, before Bus/PMDs
144 #
145 CONFIG_RTE_LIBRTE_COMMON_DPAAX=n
146
147 #
148 # Compile the Intel FPGA bus
149 #
150 CONFIG_RTE_LIBRTE_IFPGA_BUS=y
151
152 #
153 # Compile PCI bus driver
154 #
155 CONFIG_RTE_LIBRTE_PCI_BUS=y
156
157 #
158 # Compile the vdev bus
159 #
160 CONFIG_RTE_LIBRTE_VDEV_BUS=y
161
162 #
163 # Compile ARK PMD
164 #
165 CONFIG_RTE_LIBRTE_ARK_PMD=y
166 CONFIG_RTE_LIBRTE_ARK_PAD_TX=y
167 CONFIG_RTE_LIBRTE_ARK_DEBUG_RX=n
168 CONFIG_RTE_LIBRTE_ARK_DEBUG_TX=n
169 CONFIG_RTE_LIBRTE_ARK_DEBUG_STATS=n
170 CONFIG_RTE_LIBRTE_ARK_DEBUG_TRACE=n
171
172 #
173 # Compile Aquantia Atlantic PMD driver
174 #
175 CONFIG_RTE_LIBRTE_ATLANTIC_PMD=y
176
177 #
178 # Compile AMD PMD
179 #
180 CONFIG_RTE_LIBRTE_AXGBE_PMD=y
181 CONFIG_RTE_LIBRTE_AXGBE_PMD_DEBUG=n
182
183 #
184 # Compile burst-oriented Broadcom PMD driver
185 #
186 CONFIG_RTE_LIBRTE_BNX2X_PMD=n
187 CONFIG_RTE_LIBRTE_BNX2X_DEBUG_RX=n
188 CONFIG_RTE_LIBRTE_BNX2X_DEBUG_TX=n
189 CONFIG_RTE_LIBRTE_BNX2X_MF_SUPPORT=n
190 CONFIG_RTE_LIBRTE_BNX2X_DEBUG_PERIODIC=n
191
192 #
193 # Compile burst-oriented Broadcom BNXT PMD driver
194 #
195 CONFIG_RTE_LIBRTE_BNXT_PMD=y
196
197 #
198 # Compile burst-oriented Chelsio Terminator (CXGBE) PMD
199 #
200 CONFIG_RTE_LIBRTE_CXGBE_PMD=y
201 CONFIG_RTE_LIBRTE_CXGBE_DEBUG=n
202 CONFIG_RTE_LIBRTE_CXGBE_DEBUG_REG=n
203 CONFIG_RTE_LIBRTE_CXGBE_DEBUG_MBOX=n
204 CONFIG_RTE_LIBRTE_CXGBE_DEBUG_TX=n
205 CONFIG_RTE_LIBRTE_CXGBE_DEBUG_RX=n
206 CONFIG_RTE_LIBRTE_CXGBE_TPUT=y
207
208 # NXP DPAA Bus
209 CONFIG_RTE_LIBRTE_DPAA_BUS=n
210 CONFIG_RTE_LIBRTE_DPAA_MEMPOOL=n
211 CONFIG_RTE_LIBRTE_DPAA_PMD=n
212 CONFIG_RTE_LIBRTE_DPAA_HWDEBUG=n
213
214 #
215 # Compile NXP DPAA2 FSL-MC Bus
216 #
217 CONFIG_RTE_LIBRTE_FSLMC_BUS=n
218
219 #
220 # Compile Support Libraries for NXP DPAA2
221 #
222 CONFIG_RTE_LIBRTE_DPAA2_MEMPOOL=n
223 CONFIG_RTE_LIBRTE_DPAA2_USE_PHYS_IOVA=y
224
225 #
226 # Compile burst-oriented NXP DPAA2 PMD driver
227 #
228 CONFIG_RTE_LIBRTE_DPAA2_PMD=n
229 CONFIG_RTE_LIBRTE_DPAA2_DEBUG_DRIVER=n
230
231 #
232 # Compile NXP ENETC PMD Driver
233 #
234 CONFIG_RTE_LIBRTE_ENETC_PMD=n
235
236 #
237 # Compile burst-oriented Amazon ENA PMD driver
238 #
239 CONFIG_RTE_LIBRTE_ENA_PMD=y
240 CONFIG_RTE_LIBRTE_ENA_DEBUG_RX=n
241 CONFIG_RTE_LIBRTE_ENA_DEBUG_TX=n
242 CONFIG_RTE_LIBRTE_ENA_DEBUG_TX_FREE=n
243 CONFIG_RTE_LIBRTE_ENA_COM_DEBUG=n
244
245 #
246 # Compile burst-oriented Cisco ENIC PMD driver
247 #
248 CONFIG_RTE_LIBRTE_ENIC_PMD=y
249
250 #
251 # Compile burst-oriented IGB & EM PMD drivers
252 #
253 CONFIG_RTE_LIBRTE_EM_PMD=y
254 CONFIG_RTE_LIBRTE_IGB_PMD=y
255 CONFIG_RTE_LIBRTE_E1000_DEBUG_RX=n
256 CONFIG_RTE_LIBRTE_E1000_DEBUG_TX=n
257 CONFIG_RTE_LIBRTE_E1000_DEBUG_TX_FREE=n
258 CONFIG_RTE_LIBRTE_E1000_PF_DISABLE_STRIP_CRC=n
259
260 #
261 # Compile burst-oriented IXGBE PMD driver
262 #
263 CONFIG_RTE_LIBRTE_IXGBE_PMD=y
264 CONFIG_RTE_LIBRTE_IXGBE_DEBUG_RX=n
265 CONFIG_RTE_LIBRTE_IXGBE_DEBUG_TX=n
266 CONFIG_RTE_LIBRTE_IXGBE_DEBUG_TX_FREE=n
267 CONFIG_RTE_LIBRTE_IXGBE_PF_DISABLE_STRIP_CRC=n
268 CONFIG_RTE_IXGBE_INC_VECTOR=y
269 CONFIG_RTE_LIBRTE_IXGBE_BYPASS=n
270
271 #
272 # Compile burst-oriented I40E PMD driver
273 #
274 CONFIG_RTE_LIBRTE_I40E_PMD=y
275 CONFIG_RTE_LIBRTE_I40E_DEBUG_RX=n
276 CONFIG_RTE_LIBRTE_I40E_DEBUG_TX=n
277 CONFIG_RTE_LIBRTE_I40E_DEBUG_TX_FREE=n
278 CONFIG_RTE_LIBRTE_I40E_RX_ALLOW_BULK_ALLOC=y
279 CONFIG_RTE_LIBRTE_I40E_INC_VECTOR=y
280 CONFIG_RTE_LIBRTE_I40E_16BYTE_RX_DESC=n
281 CONFIG_RTE_LIBRTE_I40E_QUEUE_NUM_PER_PF=64
282 CONFIG_RTE_LIBRTE_I40E_QUEUE_NUM_PER_VM=4
283
284 #
285 # Compile burst-oriented FM10K PMD
286 #
287 CONFIG_RTE_LIBRTE_FM10K_PMD=y
288 CONFIG_RTE_LIBRTE_FM10K_DEBUG_RX=n
289 CONFIG_RTE_LIBRTE_FM10K_DEBUG_TX=n
290 CONFIG_RTE_LIBRTE_FM10K_DEBUG_TX_FREE=n
291 CONFIG_RTE_LIBRTE_FM10K_RX_OLFLAGS_ENABLE=y
292 CONFIG_RTE_LIBRTE_FM10K_INC_VECTOR=y
293
294 #
295 # Compile burst-oriented AVF PMD driver
296 #
297 CONFIG_RTE_LIBRTE_AVF_PMD=y
298 CONFIG_RTE_LIBRTE_AVF_INC_VECTOR=y
299 CONFIG_RTE_LIBRTE_AVF_DEBUG_TX=n
300 CONFIG_RTE_LIBRTE_AVF_DEBUG_TX_FREE=n
301 CONFIG_RTE_LIBRTE_AVF_DEBUG_RX=n
302 CONFIG_RTE_LIBRTE_AVF_16BYTE_RX_DESC=n
303
304 #
305 # Compile burst-oriented Mellanox ConnectX-3 (MLX4) PMD
306 #
307 CONFIG_RTE_LIBRTE_MLX4_PMD=n
308 CONFIG_RTE_LIBRTE_MLX4_DEBUG=n
309 CONFIG_RTE_LIBRTE_MLX4_DLOPEN_DEPS=n
310
311 #
312 # Compile burst-oriented Mellanox ConnectX-4, ConnectX-5 & Bluefield
313 # (MLX5) PMD
314 #
315 CONFIG_RTE_LIBRTE_MLX5_PMD=n
316 CONFIG_RTE_LIBRTE_MLX5_DEBUG=n
317 CONFIG_RTE_LIBRTE_MLX5_DLOPEN_DEPS=n
318
319 #
320 # Compile burst-oriented Netronome NFP PMD driver
321 #
322 CONFIG_RTE_LIBRTE_NFP_PMD=n
323 CONFIG_RTE_LIBRTE_NFP_DEBUG_TX=n
324 CONFIG_RTE_LIBRTE_NFP_DEBUG_RX=n
325
326 # QLogic 10G/25G/40G/50G/100G PMD
327 #
328 CONFIG_RTE_LIBRTE_QEDE_PMD=y
329 CONFIG_RTE_LIBRTE_QEDE_DEBUG_TX=n
330 CONFIG_RTE_LIBRTE_QEDE_DEBUG_RX=n
331 #Provides abs path/name of the firmware file.
332 #Empty string denotes driver will use default firmware
333 CONFIG_RTE_LIBRTE_QEDE_FW=""
334
335 #
336 # Compile burst-oriented Solarflare libefx-based PMD
337 #
338 CONFIG_RTE_LIBRTE_SFC_EFX_PMD=y
339 CONFIG_RTE_LIBRTE_SFC_EFX_DEBUG=n
340
341 #
342 # Compile software PMD backed by SZEDATA2 device
343 #
344 CONFIG_RTE_LIBRTE_PMD_SZEDATA2=n
345
346 #
347 # Compile burst-oriented Cavium Thunderx NICVF PMD driver
348 #
349 CONFIG_RTE_LIBRTE_THUNDERX_NICVF_PMD=y
350 CONFIG_RTE_LIBRTE_THUNDERX_NICVF_DEBUG_RX=n
351 CONFIG_RTE_LIBRTE_THUNDERX_NICVF_DEBUG_TX=n
352
353 #
354 # Compile burst-oriented Cavium LiquidIO PMD driver
355 #
356 CONFIG_RTE_LIBRTE_LIO_PMD=y
357 CONFIG_RTE_LIBRTE_LIO_DEBUG_RX=n
358 CONFIG_RTE_LIBRTE_LIO_DEBUG_TX=n
359 CONFIG_RTE_LIBRTE_LIO_DEBUG_MBOX=n
360 CONFIG_RTE_LIBRTE_LIO_DEBUG_REGS=n
361
362 #
363 # Compile burst-oriented Cavium OCTEONTX network PMD driver
364 #
365 CONFIG_RTE_LIBRTE_OCTEONTX_PMD=y
366
367 #
368 # Compile WRS accelerated virtual port (AVP) guest PMD driver
369 #
370 CONFIG_RTE_LIBRTE_AVP_PMD=n
371 CONFIG_RTE_LIBRTE_AVP_DEBUG_RX=n
372 CONFIG_RTE_LIBRTE_AVP_DEBUG_TX=n
373 CONFIG_RTE_LIBRTE_AVP_DEBUG_BUFFERS=n
374
375 #
376 # Compile burst-oriented VIRTIO PMD driver
377 #
378 CONFIG_RTE_LIBRTE_VIRTIO_PMD=y
379 CONFIG_RTE_LIBRTE_VIRTIO_DEBUG_RX=n
380 CONFIG_RTE_LIBRTE_VIRTIO_DEBUG_TX=n
381 CONFIG_RTE_LIBRTE_VIRTIO_DEBUG_DUMP=n
382
383 #
384 # Compile virtio device emulation inside virtio PMD driver
385 #
386 CONFIG_RTE_VIRTIO_USER=n
387
388 #
389 # Compile burst-oriented VMXNET3 PMD driver
390 #
391 CONFIG_RTE_LIBRTE_VMXNET3_PMD=y
392 CONFIG_RTE_LIBRTE_VMXNET3_DEBUG_RX=n
393 CONFIG_RTE_LIBRTE_VMXNET3_DEBUG_TX=n
394 CONFIG_RTE_LIBRTE_VMXNET3_DEBUG_TX_FREE=n
395
396 #
397 # Compile software PMD backed by AF_PACKET sockets (Linux only)
398 #
399 CONFIG_RTE_LIBRTE_PMD_AF_PACKET=n
400
401 #
402 # Compile link bonding PMD library
403 #
404 CONFIG_RTE_LIBRTE_PMD_BOND=y
405 CONFIG_RTE_LIBRTE_BOND_DEBUG_ALB=n
406 CONFIG_RTE_LIBRTE_BOND_DEBUG_ALB_L1=n
407
408 #
409 # Compile fail-safe PMD
410 #
411 CONFIG_RTE_LIBRTE_PMD_FAILSAFE=y
412
413 #
414 # Compile Marvell PMD driver
415 #
416 CONFIG_RTE_LIBRTE_MVPP2_PMD=n
417
418 #
419 # Compile Marvell MVNETA PMD driver
420 #
421 CONFIG_RTE_LIBRTE_MVNETA_PMD=n
422
423 #
424 # Compile support for VMBus library
425 #
426 CONFIG_RTE_LIBRTE_VMBUS=n
427
428 #
429 # Compile native PMD for Hyper-V/Azure
430 #
431 CONFIG_RTE_LIBRTE_NETVSC_PMD=n
432 CONFIG_RTE_LIBRTE_NETVSC_DEBUG_RX=n
433 CONFIG_RTE_LIBRTE_NETVSC_DEBUG_TX=n
434 CONFIG_RTE_LIBRTE_NETVSC_DEBUG_DUMP=n
435
436 #
437 # Compile virtual device driver for NetVSC on Hyper-V/Azure
438 #
439 CONFIG_RTE_LIBRTE_VDEV_NETVSC_PMD=n
440
441 #
442 # Compile null PMD
443 #
444 CONFIG_RTE_LIBRTE_PMD_NULL=y
445
446 #
447 # Compile software PMD backed by PCAP files
448 #
449 CONFIG_RTE_LIBRTE_PMD_PCAP=n
450
451 #
452 # Compile example software rings based PMD
453 #
454 CONFIG_RTE_LIBRTE_PMD_RING=y
455 CONFIG_RTE_PMD_RING_MAX_RX_RINGS=16
456 CONFIG_RTE_PMD_RING_MAX_TX_RINGS=16
457
458 #
459 # Compile SOFTNIC PMD
460 #
461 CONFIG_RTE_LIBRTE_PMD_SOFTNIC=n
462
463 #
464 # Compile the TAP PMD
465 # It is enabled by default for Linux only.
466 #
467 CONFIG_RTE_LIBRTE_PMD_TAP=n
468
469 #
470 # Do prefetch of packet data within PMD driver receive function
471 #
472 CONFIG_RTE_PMD_PACKET_PREFETCH=y
473
474 # Compile generic wireless base band device library
475 # EXPERIMENTAL: API may change without prior notice
476 #
477 CONFIG_RTE_LIBRTE_BBDEV=y
478 CONFIG_RTE_BBDEV_MAX_DEVS=128
479 CONFIG_RTE_BBDEV_OFFLOAD_COST=n
480
481 #
482 # Compile PMD for NULL bbdev device
483 #
484 CONFIG_RTE_LIBRTE_PMD_BBDEV_NULL=y
485
486 #
487 # Compile PMD for turbo software bbdev device
488 #
489 CONFIG_RTE_LIBRTE_PMD_BBDEV_TURBO_SW=n
490
491 #
492 # Compile generic crypto device library
493 #
494 CONFIG_RTE_LIBRTE_CRYPTODEV=y
495 CONFIG_RTE_CRYPTO_MAX_DEVS=64
496
497 #
498 # Compile PMD for ARMv8 Crypto device
499 #
500 CONFIG_RTE_LIBRTE_PMD_ARMV8_CRYPTO=n
501 CONFIG_RTE_LIBRTE_PMD_ARMV8_CRYPTO_DEBUG=n
502
503 #
504 # Compile NXP CAAM JR crypto Driver
505 #
506 CONFIG_RTE_LIBRTE_PMD_CAAM_JR=n
507 CONFIG_RTE_LIBRTE_PMD_CAAM_JR_BE=n
508
509 #
510 # Compile NXP DPAA2 crypto sec driver for CAAM HW
511 #
512 CONFIG_RTE_LIBRTE_PMD_DPAA2_SEC=n
513
514 #
515 # NXP DPAA caam - crypto driver
516 #
517 CONFIG_RTE_LIBRTE_PMD_DPAA_SEC=n
518 CONFIG_RTE_LIBRTE_DPAA_MAX_CRYPTODEV=4
519
520 #
521 # Compile PMD for Cavium OCTEON TX crypto device
522 #
523 CONFIG_RTE_LIBRTE_PMD_OCTEONTX_CRYPTO=y
524
525 #
526 # Compile PMD for QuickAssist based devices - see docs for details
527 #
528 CONFIG_RTE_LIBRTE_PMD_QAT=y
529 CONFIG_RTE_LIBRTE_PMD_QAT_SYM=n
530 #
531 # Max. number of QuickAssist devices, which can be detected and attached
532 #
533 CONFIG_RTE_PMD_QAT_MAX_PCI_DEVICES=48
534 CONFIG_RTE_PMD_QAT_COMP_SGL_MAX_SEGMENTS=16
535
536 #
537 # Compile PMD for virtio crypto devices
538 #
539 CONFIG_RTE_LIBRTE_PMD_VIRTIO_CRYPTO=y
540 #
541 # Number of maximum virtio crypto devices
542 #
543 CONFIG_RTE_MAX_VIRTIO_CRYPTO=32
544
545 #
546 # Compile PMD for AESNI backed device
547 #
548 CONFIG_RTE_LIBRTE_PMD_AESNI_MB=n
549
550 #
551 # Compile PMD for Software backed device
552 #
553 CONFIG_RTE_LIBRTE_PMD_OPENSSL=n
554
555 #
556 # Compile PMD for AESNI GCM device
557 #
558 CONFIG_RTE_LIBRTE_PMD_AESNI_GCM=n
559
560 #
561 # Compile PMD for SNOW 3G device
562 #
563 CONFIG_RTE_LIBRTE_PMD_SNOW3G=n
564 CONFIG_RTE_LIBRTE_PMD_SNOW3G_DEBUG=n
565
566 #
567 # Compile PMD for KASUMI device
568 #
569 CONFIG_RTE_LIBRTE_PMD_KASUMI=n
570
571 #
572 # Compile PMD for ZUC device
573 #
574 CONFIG_RTE_LIBRTE_PMD_ZUC=n
575
576 # Compile PMD for Crypto Scheduler device
577 #
578 CONFIG_RTE_LIBRTE_PMD_CRYPTO_SCHEDULER=y
579
580 #
581 # Compile PMD for NULL Crypto device
582 #
583 CONFIG_RTE_LIBRTE_PMD_NULL_CRYPTO=y
584
585 #
586 # Compile PMD for AMD CCP crypto device
587 #
588 CONFIG_RTE_LIBRTE_PMD_CCP=n
589
590 #
591 # Compile PMD for Marvell Crypto device
592 #
593 CONFIG_RTE_LIBRTE_PMD_MVSAM_CRYPTO=n
594
595 #
596 # Compile generic security library
597 #
598 CONFIG_RTE_LIBRTE_SECURITY=y
599
600 #
601 # Compile generic compression device library
602 #
603 CONFIG_RTE_LIBRTE_COMPRESSDEV=y
604 CONFIG_RTE_COMPRESS_MAX_DEVS=64
605
606 #
607 # Compile compressdev unit test
608 #
609 CONFIG_RTE_COMPRESSDEV_TEST=n
610
611 #
612 # Compile PMD for Octeontx ZIPVF compression device
613 #
614 CONFIG_RTE_LIBRTE_PMD_OCTEONTX_ZIPVF=y
615
616 #
617 # Compile PMD for ISA-L compression device
618 #
619 CONFIG_RTE_LIBRTE_PMD_ISAL=n
620
621 #
622 # Compile PMD for ZLIB compression device
623 #
624 CONFIG_RTE_LIBRTE_PMD_ZLIB=n
625
626 #
627 # Compile generic event device library
628 #
629 CONFIG_RTE_LIBRTE_EVENTDEV=y
630 CONFIG_RTE_LIBRTE_EVENTDEV_DEBUG=n
631 CONFIG_RTE_EVENT_MAX_DEVS=16
632 CONFIG_RTE_EVENT_MAX_QUEUES_PER_DEV=64
633 CONFIG_RTE_EVENT_TIMER_ADAPTER_NUM_MAX=32
634 CONFIG_RTE_EVENT_ETH_INTR_RING_SIZE=1024
635 CONFIG_RTE_EVENT_CRYPTO_ADAPTER_MAX_INSTANCE=32
636 CONFIG_RTE_EVENT_ETH_TX_ADAPTER_MAX_INSTANCE=32
637
638 #
639 # Compile PMD for skeleton event device
640 #
641 CONFIG_RTE_LIBRTE_PMD_SKELETON_EVENTDEV=y
642 CONFIG_RTE_LIBRTE_PMD_SKELETON_EVENTDEV_DEBUG=n
643
644 #
645 # Compile PMD for software event device
646 #
647 CONFIG_RTE_LIBRTE_PMD_SW_EVENTDEV=y
648
649 #
650 # Compile PMD for distributed software event device
651 #
652 CONFIG_RTE_LIBRTE_PMD_DSW_EVENTDEV=y
653
654 #
655 # Compile PMD for octeontx sso event device
656 #
657 CONFIG_RTE_LIBRTE_PMD_OCTEONTX_SSOVF=y
658
659 #
660 # Compile PMD for OPDL event device
661 #
662 CONFIG_RTE_LIBRTE_PMD_OPDL_EVENTDEV=y
663
664 #
665 # Compile PMD for NXP DPAA event device
666 #
667 CONFIG_RTE_LIBRTE_PMD_DPAA_EVENTDEV=n
668
669 #
670 # Compile PMD for NXP DPAA2 event device
671 #
672 CONFIG_RTE_LIBRTE_PMD_DPAA2_EVENTDEV=n
673
674 #
675 # Compile raw device support
676 # EXPERIMENTAL: API may change without prior notice
677 #
678 CONFIG_RTE_LIBRTE_RAWDEV=y
679 CONFIG_RTE_RAWDEV_MAX_DEVS=10
680 CONFIG_RTE_LIBRTE_PMD_SKELETON_RAWDEV=y
681
682 #
683 # Compile PMD for NXP DPAA2 CMDIF raw device
684 #
685 CONFIG_RTE_LIBRTE_PMD_DPAA2_CMDIF_RAWDEV=n
686
687 #
688 # Compile PMD for NXP DPAA2 QDMA raw device
689 #
690 CONFIG_RTE_LIBRTE_PMD_DPAA2_QDMA_RAWDEV=n
691
692 #
693 # Compile PMD for Intel FPGA raw device
694 #
695 CONFIG_RTE_LIBRTE_PMD_IFPGA_RAWDEV=y
696
697 #
698 # Compile librte_ring
699 #
700 CONFIG_RTE_LIBRTE_RING=y
701 CONFIG_RTE_RING_USE_C11_MEM_MODEL=n
702
703 #
704 # Compile librte_mempool
705 #
706 CONFIG_RTE_LIBRTE_MEMPOOL=y
707 CONFIG_RTE_MEMPOOL_CACHE_MAX_SIZE=512
708 CONFIG_RTE_LIBRTE_MEMPOOL_DEBUG=n
709
710 #
711 # Compile Mempool drivers
712 #
713 CONFIG_RTE_DRIVER_MEMPOOL_BUCKET=y
714 CONFIG_RTE_DRIVER_MEMPOOL_BUCKET_SIZE_KB=64
715 CONFIG_RTE_DRIVER_MEMPOOL_RING=y
716 CONFIG_RTE_DRIVER_MEMPOOL_STACK=y
717
718 #
719 # Compile PMD for octeontx fpa mempool device
720 #
721 CONFIG_RTE_LIBRTE_OCTEONTX_MEMPOOL=y
722
723 #
724 # Compile librte_mbuf
725 #
726 CONFIG_RTE_LIBRTE_MBUF=y
727 CONFIG_RTE_LIBRTE_MBUF_DEBUG=n
728 CONFIG_RTE_MBUF_DEFAULT_MEMPOOL_OPS="ring_mp_mc"
729 CONFIG_RTE_MBUF_REFCNT_ATOMIC=y
730 CONFIG_RTE_PKTMBUF_HEADROOM=128
731
732 #
733 # Compile librte_timer
734 #
735 CONFIG_RTE_LIBRTE_TIMER=y
736 CONFIG_RTE_LIBRTE_TIMER_DEBUG=n
737
738 #
739 # Compile librte_cfgfile
740 #
741 CONFIG_RTE_LIBRTE_CFGFILE=y
742
743 #
744 # Compile librte_cmdline
745 #
746 CONFIG_RTE_LIBRTE_CMDLINE=y
747 CONFIG_RTE_LIBRTE_CMDLINE_DEBUG=n
748
749 #
750 # Compile librte_hash
751 #
752 CONFIG_RTE_LIBRTE_HASH=y
753 CONFIG_RTE_LIBRTE_HASH_DEBUG=n
754
755 #
756 # Compile librte_efd
757 #
758 CONFIG_RTE_LIBRTE_EFD=y
759
760 #
761 # Compile librte_member
762 #
763 CONFIG_RTE_LIBRTE_MEMBER=y
764
765 #
766 # Compile librte_jobstats
767 #
768 CONFIG_RTE_LIBRTE_JOBSTATS=y
769
770 #
771 # Compile the device metrics library
772 #
773 CONFIG_RTE_LIBRTE_METRICS=y
774
775 #
776 # Compile the bitrate statistics library
777 #
778 CONFIG_RTE_LIBRTE_BITRATE=y
779
780 #
781 # Compile the latency statistics library
782 #
783 CONFIG_RTE_LIBRTE_LATENCY_STATS=y
784
785 #
786 # Compile librte_lpm
787 #
788 CONFIG_RTE_LIBRTE_LPM=y
789 CONFIG_RTE_LIBRTE_LPM_DEBUG=n
790
791 #
792 # Compile librte_acl
793 #
794 CONFIG_RTE_LIBRTE_ACL=y
795 CONFIG_RTE_LIBRTE_ACL_DEBUG=n
796
797 #
798 # Compile librte_power
799 #
800 CONFIG_RTE_LIBRTE_POWER=n
801 CONFIG_RTE_LIBRTE_POWER_DEBUG=n
802 CONFIG_RTE_MAX_LCORE_FREQS=64
803
804 #
805 # Compile librte_net
806 #
807 CONFIG_RTE_LIBRTE_NET=y
808
809 #
810 # Compile librte_ip_frag
811 #
812 CONFIG_RTE_LIBRTE_IP_FRAG=y
813 CONFIG_RTE_LIBRTE_IP_FRAG_DEBUG=n
814 CONFIG_RTE_LIBRTE_IP_FRAG_MAX_FRAG=4
815 CONFIG_RTE_LIBRTE_IP_FRAG_TBL_STAT=n
816
817 #
818 # Compile GRO library
819 #
820 CONFIG_RTE_LIBRTE_GRO=y
821
822 #
823 # Compile GSO library
824 #
825 CONFIG_RTE_LIBRTE_GSO=y
826
827 #
828 # Compile librte_meter
829 #
830 CONFIG_RTE_LIBRTE_METER=y
831
832 #
833 # Compile librte_classify
834 #
835 CONFIG_RTE_LIBRTE_FLOW_CLASSIFY=y
836
837 #
838 # Compile librte_sched
839 #
840 CONFIG_RTE_LIBRTE_SCHED=y
841 CONFIG_RTE_SCHED_DEBUG=n
842 CONFIG_RTE_SCHED_RED=n
843 CONFIG_RTE_SCHED_COLLECT_STATS=n
844 CONFIG_RTE_SCHED_SUBPORT_TC_OV=n
845 CONFIG_RTE_SCHED_PORT_N_GRINDERS=8
846 CONFIG_RTE_SCHED_VECTOR=n
847
848 #
849 # Compile the distributor library
850 #
851 CONFIG_RTE_LIBRTE_DISTRIBUTOR=y
852
853 #
854 # Compile the reorder library
855 #
856 CONFIG_RTE_LIBRTE_REORDER=y
857
858 #
859 # Compile librte_port
860 #
861 CONFIG_RTE_LIBRTE_PORT=y
862 CONFIG_RTE_PORT_STATS_COLLECT=n
863 CONFIG_RTE_PORT_PCAP=n
864
865 #
866 # Compile librte_table
867 #
868 CONFIG_RTE_LIBRTE_TABLE=y
869 CONFIG_RTE_TABLE_STATS_COLLECT=n
870
871 #
872 # Compile librte_pipeline
873 #
874 CONFIG_RTE_LIBRTE_PIPELINE=y
875 CONFIG_RTE_PIPELINE_STATS_COLLECT=n
876
877 #
878 # Compile librte_kni
879 #
880 CONFIG_RTE_LIBRTE_KNI=n
881 CONFIG_RTE_LIBRTE_PMD_KNI=n
882 CONFIG_RTE_KNI_KMOD=n
883 CONFIG_RTE_KNI_KMOD_ETHTOOL=n
884 CONFIG_RTE_KNI_PREEMPT_DEFAULT=y
885
886 #
887 # Compile the pdump library
888 #
889 CONFIG_RTE_LIBRTE_PDUMP=y
890
891 #
892 # Compile vhost user library
893 #
894 CONFIG_RTE_LIBRTE_VHOST=n
895 CONFIG_RTE_LIBRTE_VHOST_NUMA=n
896 CONFIG_RTE_LIBRTE_VHOST_DEBUG=n
897
898 #
899 # Compile vhost PMD
900 # To compile, CONFIG_RTE_LIBRTE_VHOST should be enabled.
901 #
902 CONFIG_RTE_LIBRTE_PMD_VHOST=n
903
904 #
905 # Compile IFC driver
906 # To compile, CONFIG_RTE_LIBRTE_VHOST and CONFIG_RTE_EAL_VFIO
907 # should be enabled.
908 #
909 CONFIG_RTE_LIBRTE_IFC_PMD=n
910
911 #
912 # Compile librte_bpf
913 #
914 CONFIG_RTE_LIBRTE_BPF=y
915 # allow load BPF from ELF files (requires libelf)
916 CONFIG_RTE_LIBRTE_BPF_ELF=n
917
918 #
919 # Compile the test application
920 #
921 CONFIG_RTE_APP_TEST=y
922 CONFIG_RTE_APP_TEST_RESOURCE_TAR=n
923
924 #
925 # Compile the procinfo application
926 #
927 CONFIG_RTE_PROC_INFO=n
928
929 #
930 # Compile the PMD test application
931 #
932 CONFIG_RTE_TEST_PMD=y
933 CONFIG_RTE_TEST_PMD_RECORD_CORE_CYCLES=n
934 CONFIG_RTE_TEST_PMD_RECORD_BURST_STATS=n
935
936 #
937 # Compile the bbdev test application
938 #
939 CONFIG_RTE_TEST_BBDEV=y
940
941 #
942 # Compile the crypto performance application
943 #
944 CONFIG_RTE_APP_CRYPTO_PERF=y
945
946 #
947 # Compile the eventdev application
948 #
949 CONFIG_RTE_APP_EVENTDEV=y