c4236fd1fd595f1cbb8fd3785b95d86411d6fc06
[dpdk.git] / config / common_base
1 # SPDX-License-Identifier: BSD-3-Clause
2 # Copyright(c) 2010-2017 Intel Corporation
3
4 #
5 # define executive environment
6 # RTE_EXEC_ENV values are the directories in mk/exec-env/
7 #
8 CONFIG_RTE_EXEC_ENV=
9
10 #
11 # define the architecture we compile for.
12 # RTE_ARCH values are the directories in mk/arch/
13 #
14 CONFIG_RTE_ARCH=
15
16 #
17 # machine can define specific variables or action for a specific board
18 # RTE_MACHINE values are the directories in mk/machine/
19 #
20 CONFIG_RTE_MACHINE=
21
22 #
23 # The compiler we use.
24 # RTE_TOOLCHAIN values are the directories in mk/toolchain/
25 #
26 CONFIG_RTE_TOOLCHAIN=
27
28 #
29 # Use intrinsics or assembly code for key routines
30 #
31 CONFIG_RTE_FORCE_INTRINSICS=n
32
33 #
34 # Machine forces strict alignment constraints.
35 #
36 CONFIG_RTE_ARCH_STRICT_ALIGN=n
37
38 #
39 # Compile to share library
40 #
41 CONFIG_RTE_BUILD_SHARED_LIB=n
42
43 #
44 # Use newest code breaking previous ABI
45 #
46 CONFIG_RTE_NEXT_ABI=y
47
48 #
49 # Major ABI to overwrite library specific LIBABIVER
50 #
51 CONFIG_RTE_MAJOR_ABI=
52
53 #
54 # Machine's cache line size
55 #
56 CONFIG_RTE_CACHE_LINE_SIZE=64
57
58 #
59 # Compile Environment Abstraction Layer
60 #
61 CONFIG_RTE_LIBRTE_EAL=y
62 CONFIG_RTE_MAX_LCORE=128
63 CONFIG_RTE_MAX_NUMA_NODES=8
64 CONFIG_RTE_MAX_MEMSEG_LISTS=64
65 # each memseg list will be limited to either RTE_MAX_MEMSEG_PER_LIST pages
66 # or RTE_MAX_MEM_MB_PER_LIST megabytes worth of memory, whichever is smaller
67 CONFIG_RTE_MAX_MEMSEG_PER_LIST=8192
68 CONFIG_RTE_MAX_MEM_MB_PER_LIST=32768
69 # a "type" is a combination of page size and NUMA node. total number of memseg
70 # lists per type will be limited to either RTE_MAX_MEMSEG_PER_TYPE pages (split
71 # over multiple lists of RTE_MAX_MEMSEG_PER_LIST pages), or
72 # RTE_MAX_MEM_MB_PER_TYPE megabytes of memory (split over multiple lists of
73 # RTE_MAX_MEM_MB_PER_LIST), whichever is smaller
74 CONFIG_RTE_MAX_MEMSEG_PER_TYPE=32768
75 CONFIG_RTE_MAX_MEM_MB_PER_TYPE=131072
76 # global maximum usable amount of VA, in megabytes
77 CONFIG_RTE_MAX_MEM_MB=524288
78 CONFIG_RTE_MAX_MEMZONE=2560
79 CONFIG_RTE_MAX_TAILQ=32
80 CONFIG_RTE_ENABLE_ASSERT=n
81 CONFIG_RTE_LOG_DP_LEVEL=RTE_LOG_INFO
82 CONFIG_RTE_LOG_HISTORY=256
83 CONFIG_RTE_BACKTRACE=y
84 CONFIG_RTE_LIBEAL_USE_HPET=n
85 CONFIG_RTE_EAL_ALLOW_INV_SOCKET_ID=n
86 CONFIG_RTE_EAL_ALWAYS_PANIC_ON_ERROR=n
87 CONFIG_RTE_EAL_IGB_UIO=n
88 CONFIG_RTE_EAL_VFIO=n
89 CONFIG_RTE_MAX_VFIO_GROUPS=64
90 CONFIG_RTE_MALLOC_DEBUG=n
91 CONFIG_RTE_EAL_NUMA_AWARE_HUGEPAGES=n
92 CONFIG_RTE_USE_LIBBSD=n
93
94 #
95 # Recognize/ignore the AVX/AVX512 CPU flags for performance/power testing.
96 # AVX512 is marked as experimental for now, will enable it after enough
97 # field test and possible optimization.
98 #
99 CONFIG_RTE_ENABLE_AVX=y
100 CONFIG_RTE_ENABLE_AVX512=n
101
102 # Default driver path (or "" to disable)
103 CONFIG_RTE_EAL_PMD_PATH=""
104
105 #
106 # Compile Environment Abstraction Layer to support Vmware TSC map
107 #
108 CONFIG_RTE_LIBRTE_EAL_VMWARE_TSC_MAP_SUPPORT=y
109
110 #
111 # Compile the PCI library
112 #
113 CONFIG_RTE_LIBRTE_PCI=y
114
115 #
116 # Compile the argument parser library
117 #
118 CONFIG_RTE_LIBRTE_KVARGS=y
119
120 #
121 # Compile generic ethernet library
122 #
123 CONFIG_RTE_LIBRTE_ETHER=y
124 CONFIG_RTE_LIBRTE_ETHDEV_DEBUG=n
125 CONFIG_RTE_MAX_ETHPORTS=32
126 CONFIG_RTE_MAX_QUEUES_PER_PORT=1024
127 CONFIG_RTE_LIBRTE_IEEE1588=n
128 CONFIG_RTE_ETHDEV_QUEUE_STAT_CNTRS=16
129 CONFIG_RTE_ETHDEV_RXTX_CALLBACKS=y
130 CONFIG_RTE_ETHDEV_PROFILE_ITT_WASTED_RX_ITERATIONS=n
131
132 #
133 # Turn off Tx preparation stage
134 #
135 # Warning: rte_eth_tx_prepare() can be safely disabled only if using a
136 # driver which do not implement any Tx preparation.
137 #
138 CONFIG_RTE_ETHDEV_TX_PREPARE_NOOP=n
139
140 #
141 # Compile PCI bus driver
142 #
143 CONFIG_RTE_LIBRTE_PCI_BUS=y
144
145 #
146 # Compile the vdev bus
147 #
148 CONFIG_RTE_LIBRTE_VDEV_BUS=y
149
150 #
151 # Compile ARK PMD
152 #
153 CONFIG_RTE_LIBRTE_ARK_PMD=y
154 CONFIG_RTE_LIBRTE_ARK_PAD_TX=y
155 CONFIG_RTE_LIBRTE_ARK_DEBUG_RX=n
156 CONFIG_RTE_LIBRTE_ARK_DEBUG_TX=n
157 CONFIG_RTE_LIBRTE_ARK_DEBUG_STATS=n
158 CONFIG_RTE_LIBRTE_ARK_DEBUG_TRACE=n
159
160 #
161 # Compile AMD PMD
162 #
163 CONFIG_RTE_LIBRTE_AXGBE_PMD=y
164 CONFIG_RTE_LIBRTE_AXGBE_PMD_DEBUG=n
165
166 #
167 # Compile burst-oriented Broadcom PMD driver
168 #
169 CONFIG_RTE_LIBRTE_BNX2X_PMD=n
170 CONFIG_RTE_LIBRTE_BNX2X_DEBUG_RX=n
171 CONFIG_RTE_LIBRTE_BNX2X_DEBUG_TX=n
172 CONFIG_RTE_LIBRTE_BNX2X_MF_SUPPORT=n
173 CONFIG_RTE_LIBRTE_BNX2X_DEBUG_PERIODIC=n
174
175 #
176 # Compile burst-oriented Broadcom BNXT PMD driver
177 #
178 CONFIG_RTE_LIBRTE_BNXT_PMD=y
179
180 #
181 # Compile burst-oriented Chelsio Terminator (CXGBE) PMD
182 #
183 CONFIG_RTE_LIBRTE_CXGBE_PMD=y
184 CONFIG_RTE_LIBRTE_CXGBE_DEBUG=n
185 CONFIG_RTE_LIBRTE_CXGBE_DEBUG_REG=n
186 CONFIG_RTE_LIBRTE_CXGBE_DEBUG_MBOX=n
187 CONFIG_RTE_LIBRTE_CXGBE_DEBUG_TX=n
188 CONFIG_RTE_LIBRTE_CXGBE_DEBUG_RX=n
189 CONFIG_RTE_LIBRTE_CXGBE_TPUT=y
190
191 # NXP DPAA Bus
192 CONFIG_RTE_LIBRTE_DPAA_BUS=n
193 CONFIG_RTE_LIBRTE_DPAA_MEMPOOL=n
194 CONFIG_RTE_LIBRTE_DPAA_PMD=n
195 CONFIG_RTE_LIBRTE_DPAA_HWDEBUG=n
196
197 #
198 # Compile NXP DPAA2 FSL-MC Bus
199 #
200 CONFIG_RTE_LIBRTE_FSLMC_BUS=n
201
202 #
203 # Compile Support Libraries for NXP DPAA2
204 #
205 CONFIG_RTE_LIBRTE_DPAA2_MEMPOOL=n
206 CONFIG_RTE_LIBRTE_DPAA2_USE_PHYS_IOVA=y
207
208 #
209 # Compile burst-oriented NXP DPAA2 PMD driver
210 #
211 CONFIG_RTE_LIBRTE_DPAA2_PMD=n
212 CONFIG_RTE_LIBRTE_DPAA2_DEBUG_DRIVER=n
213
214 #
215 # Compile burst-oriented Amazon ENA PMD driver
216 #
217 CONFIG_RTE_LIBRTE_ENA_PMD=y
218 CONFIG_RTE_LIBRTE_ENA_DEBUG_RX=n
219 CONFIG_RTE_LIBRTE_ENA_DEBUG_TX=n
220 CONFIG_RTE_LIBRTE_ENA_DEBUG_TX_FREE=n
221 CONFIG_RTE_LIBRTE_ENA_COM_DEBUG=n
222
223 #
224 # Compile burst-oriented Cisco ENIC PMD driver
225 #
226 CONFIG_RTE_LIBRTE_ENIC_PMD=y
227
228 #
229 # Compile burst-oriented IGB & EM PMD drivers
230 #
231 CONFIG_RTE_LIBRTE_EM_PMD=y
232 CONFIG_RTE_LIBRTE_IGB_PMD=y
233 CONFIG_RTE_LIBRTE_E1000_DEBUG_RX=n
234 CONFIG_RTE_LIBRTE_E1000_DEBUG_TX=n
235 CONFIG_RTE_LIBRTE_E1000_DEBUG_TX_FREE=n
236 CONFIG_RTE_LIBRTE_E1000_PF_DISABLE_STRIP_CRC=n
237
238 #
239 # Compile burst-oriented IXGBE PMD driver
240 #
241 CONFIG_RTE_LIBRTE_IXGBE_PMD=y
242 CONFIG_RTE_LIBRTE_IXGBE_DEBUG_RX=n
243 CONFIG_RTE_LIBRTE_IXGBE_DEBUG_TX=n
244 CONFIG_RTE_LIBRTE_IXGBE_DEBUG_TX_FREE=n
245 CONFIG_RTE_LIBRTE_IXGBE_PF_DISABLE_STRIP_CRC=n
246 CONFIG_RTE_IXGBE_INC_VECTOR=y
247 CONFIG_RTE_LIBRTE_IXGBE_BYPASS=n
248
249 #
250 # Compile burst-oriented I40E PMD driver
251 #
252 CONFIG_RTE_LIBRTE_I40E_PMD=y
253 CONFIG_RTE_LIBRTE_I40E_DEBUG_RX=n
254 CONFIG_RTE_LIBRTE_I40E_DEBUG_TX=n
255 CONFIG_RTE_LIBRTE_I40E_DEBUG_TX_FREE=n
256 CONFIG_RTE_LIBRTE_I40E_RX_ALLOW_BULK_ALLOC=y
257 CONFIG_RTE_LIBRTE_I40E_INC_VECTOR=y
258 CONFIG_RTE_LIBRTE_I40E_16BYTE_RX_DESC=n
259 CONFIG_RTE_LIBRTE_I40E_QUEUE_NUM_PER_PF=64
260 CONFIG_RTE_LIBRTE_I40E_QUEUE_NUM_PER_VM=4
261 # interval up to 8160 us, aligned to 2 (or default value)
262 CONFIG_RTE_LIBRTE_I40E_ITR_INTERVAL=-1
263
264 #
265 # Compile burst-oriented FM10K PMD
266 #
267 CONFIG_RTE_LIBRTE_FM10K_PMD=y
268 CONFIG_RTE_LIBRTE_FM10K_DEBUG_RX=n
269 CONFIG_RTE_LIBRTE_FM10K_DEBUG_TX=n
270 CONFIG_RTE_LIBRTE_FM10K_DEBUG_TX_FREE=n
271 CONFIG_RTE_LIBRTE_FM10K_RX_OLFLAGS_ENABLE=y
272 CONFIG_RTE_LIBRTE_FM10K_INC_VECTOR=y
273
274 #
275 # Compile burst-oriented AVF PMD driver
276 #
277 CONFIG_RTE_LIBRTE_AVF_PMD=y
278 CONFIG_RTE_LIBRTE_AVF_INC_VECTOR=y
279 CONFIG_RTE_LIBRTE_AVF_DEBUG_TX=n
280 CONFIG_RTE_LIBRTE_AVF_DEBUG_TX_FREE=n
281 CONFIG_RTE_LIBRTE_AVF_DEBUG_RX=n
282 CONFIG_RTE_LIBRTE_AVF_16BYTE_RX_DESC=n
283
284 #
285 # Compile burst-oriented Mellanox ConnectX-3 (MLX4) PMD
286 #
287 CONFIG_RTE_LIBRTE_MLX4_PMD=n
288 CONFIG_RTE_LIBRTE_MLX4_DEBUG=n
289 CONFIG_RTE_LIBRTE_MLX4_DLOPEN_DEPS=n
290 CONFIG_RTE_LIBRTE_MLX4_TX_MP_CACHE=8
291
292 #
293 # Compile burst-oriented Mellanox ConnectX-4 & ConnectX-5 (MLX5) PMD
294 #
295 CONFIG_RTE_LIBRTE_MLX5_PMD=n
296 CONFIG_RTE_LIBRTE_MLX5_DEBUG=n
297 CONFIG_RTE_LIBRTE_MLX5_DLOPEN_DEPS=n
298 CONFIG_RTE_LIBRTE_MLX5_TX_MP_CACHE=8
299
300 #
301 # Compile burst-oriented Netronome NFP PMD driver
302 #
303 CONFIG_RTE_LIBRTE_NFP_PMD=n
304 CONFIG_RTE_LIBRTE_NFP_DEBUG_TX=n
305 CONFIG_RTE_LIBRTE_NFP_DEBUG_RX=n
306
307 # QLogic 10G/25G/40G/50G/100G PMD
308 #
309 CONFIG_RTE_LIBRTE_QEDE_PMD=y
310 CONFIG_RTE_LIBRTE_QEDE_DEBUG_TX=n
311 CONFIG_RTE_LIBRTE_QEDE_DEBUG_RX=n
312 #Provides abs path/name of the firmware file.
313 #Empty string denotes driver will use default firmware
314 CONFIG_RTE_LIBRTE_QEDE_FW=""
315
316 #
317 # Compile burst-oriented Solarflare libefx-based PMD
318 #
319 CONFIG_RTE_LIBRTE_SFC_EFX_PMD=y
320 CONFIG_RTE_LIBRTE_SFC_EFX_DEBUG=n
321
322 #
323 # Compile software PMD backed by SZEDATA2 device
324 #
325 CONFIG_RTE_LIBRTE_PMD_SZEDATA2=n
326 #
327 # Defines firmware type address space.
328 # See documentation for supported values.
329 # Other values raise compile time error.
330 CONFIG_RTE_LIBRTE_PMD_SZEDATA2_AS=0
331
332 #
333 # Compile burst-oriented Cavium Thunderx NICVF PMD driver
334 #
335 CONFIG_RTE_LIBRTE_THUNDERX_NICVF_PMD=y
336 CONFIG_RTE_LIBRTE_THUNDERX_NICVF_DEBUG_RX=n
337 CONFIG_RTE_LIBRTE_THUNDERX_NICVF_DEBUG_TX=n
338
339 #
340 # Compile burst-oriented Cavium LiquidIO PMD driver
341 #
342 CONFIG_RTE_LIBRTE_LIO_PMD=y
343 CONFIG_RTE_LIBRTE_LIO_DEBUG_RX=n
344 CONFIG_RTE_LIBRTE_LIO_DEBUG_TX=n
345 CONFIG_RTE_LIBRTE_LIO_DEBUG_MBOX=n
346 CONFIG_RTE_LIBRTE_LIO_DEBUG_REGS=n
347
348 #
349 # Compile burst-oriented Cavium OCTEONTX network PMD driver
350 #
351 CONFIG_RTE_LIBRTE_OCTEONTX_PMD=y
352
353 #
354 # Compile WRS accelerated virtual port (AVP) guest PMD driver
355 #
356 CONFIG_RTE_LIBRTE_AVP_PMD=n
357 CONFIG_RTE_LIBRTE_AVP_DEBUG_RX=n
358 CONFIG_RTE_LIBRTE_AVP_DEBUG_TX=n
359 CONFIG_RTE_LIBRTE_AVP_DEBUG_BUFFERS=n
360
361 #
362 # Compile burst-oriented VIRTIO PMD driver
363 #
364 CONFIG_RTE_LIBRTE_VIRTIO_PMD=y
365 CONFIG_RTE_LIBRTE_VIRTIO_DEBUG_RX=n
366 CONFIG_RTE_LIBRTE_VIRTIO_DEBUG_TX=n
367 CONFIG_RTE_LIBRTE_VIRTIO_DEBUG_DUMP=n
368
369 #
370 # Compile virtio device emulation inside virtio PMD driver
371 #
372 CONFIG_RTE_VIRTIO_USER=n
373
374 #
375 # Compile burst-oriented VMXNET3 PMD driver
376 #
377 CONFIG_RTE_LIBRTE_VMXNET3_PMD=y
378 CONFIG_RTE_LIBRTE_VMXNET3_DEBUG_RX=n
379 CONFIG_RTE_LIBRTE_VMXNET3_DEBUG_TX=n
380 CONFIG_RTE_LIBRTE_VMXNET3_DEBUG_TX_FREE=n
381
382 #
383 # Compile software PMD backed by AF_PACKET sockets (Linux only)
384 #
385 CONFIG_RTE_LIBRTE_PMD_AF_PACKET=n
386
387 #
388 # Compile link bonding PMD library
389 #
390 CONFIG_RTE_LIBRTE_PMD_BOND=y
391 CONFIG_RTE_LIBRTE_BOND_DEBUG_ALB=n
392 CONFIG_RTE_LIBRTE_BOND_DEBUG_ALB_L1=n
393
394 #
395 # Compile fail-safe PMD
396 #
397 CONFIG_RTE_LIBRTE_PMD_FAILSAFE=y
398
399 #
400 # Compile Marvell PMD driver
401 #
402 CONFIG_RTE_LIBRTE_MVPP2_PMD=n
403
404 #
405 # Compile virtual device driver for NetVSC on Hyper-V/Azure
406 #
407 CONFIG_RTE_LIBRTE_VDEV_NETVSC_PMD=n
408
409 #
410 # Compile null PMD
411 #
412 CONFIG_RTE_LIBRTE_PMD_NULL=y
413
414 #
415 # Compile software PMD backed by PCAP files
416 #
417 CONFIG_RTE_LIBRTE_PMD_PCAP=n
418
419 #
420 # Compile example software rings based PMD
421 #
422 CONFIG_RTE_LIBRTE_PMD_RING=y
423 CONFIG_RTE_PMD_RING_MAX_RX_RINGS=16
424 CONFIG_RTE_PMD_RING_MAX_TX_RINGS=16
425
426 #
427 # Compile SOFTNIC PMD
428 #
429 CONFIG_RTE_LIBRTE_PMD_SOFTNIC=y
430
431 #
432 # Compile the TAP PMD
433 # It is enabled by default for Linux only.
434 #
435 CONFIG_RTE_LIBRTE_PMD_TAP=n
436
437 #
438 # Do prefetch of packet data within PMD driver receive function
439 #
440 CONFIG_RTE_PMD_PACKET_PREFETCH=y
441
442 # Compile generic wireless base band device library
443 # EXPERIMENTAL: API may change without prior notice
444 #
445 CONFIG_RTE_LIBRTE_BBDEV=y
446 CONFIG_RTE_BBDEV_MAX_DEVS=128
447
448 #
449 # Compile PMD for NULL bbdev device
450 #
451 CONFIG_RTE_LIBRTE_PMD_BBDEV_NULL=y
452
453 #
454 # Compile PMD for turbo software bbdev device
455 #
456 CONFIG_RTE_LIBRTE_PMD_BBDEV_TURBO_SW=n
457
458 #
459 # Compile generic crypto device library
460 #
461 CONFIG_RTE_LIBRTE_CRYPTODEV=y
462 CONFIG_RTE_LIBRTE_CRYPTODEV_DEBUG=n
463 CONFIG_RTE_CRYPTO_MAX_DEVS=64
464
465 #
466 # Compile PMD for ARMv8 Crypto device
467 #
468 CONFIG_RTE_LIBRTE_PMD_ARMV8_CRYPTO=n
469 CONFIG_RTE_LIBRTE_PMD_ARMV8_CRYPTO_DEBUG=n
470
471 #
472 # Compile NXP DPAA2 crypto sec driver for CAAM HW
473 #
474 CONFIG_RTE_LIBRTE_PMD_DPAA2_SEC=n
475 CONFIG_RTE_DPAA2_SEC_PMD_MAX_NB_SESSIONS=2048
476
477 #
478 # NXP DPAA caam - crypto driver
479 #
480 CONFIG_RTE_LIBRTE_PMD_DPAA_SEC=n
481 CONFIG_RTE_LIBRTE_DPAA_SEC_DEBUG_INIT=n
482 CONFIG_RTE_LIBRTE_DPAA_SEC_DEBUG_DRIVER=n
483 CONFIG_RTE_LIBRTE_DPAA_SEC_DEBUG_RX=n
484 CONFIG_RTE_LIBRTE_DPAA_MAX_CRYPTODEV=4
485 CONFIG_RTE_DPAA_SEC_PMD_MAX_NB_SESSIONS=2048
486
487 #
488 # Compile PMD for QuickAssist based devices
489 #
490 CONFIG_RTE_LIBRTE_PMD_QAT=n
491 CONFIG_RTE_LIBRTE_PMD_QAT_DEBUG_INIT=n
492 CONFIG_RTE_LIBRTE_PMD_QAT_DEBUG_TX=n
493 CONFIG_RTE_LIBRTE_PMD_QAT_DEBUG_RX=n
494 CONFIG_RTE_LIBRTE_PMD_QAT_DEBUG_DRIVER=n
495 #
496 # Number of sessions to create in the session memory pool
497 # on a single QuickAssist device.
498 #
499 CONFIG_RTE_QAT_PMD_MAX_NB_SESSIONS=2048
500
501 #
502 # Compile PMD for AESNI backed device
503 #
504 CONFIG_RTE_LIBRTE_PMD_AESNI_MB=n
505 CONFIG_RTE_LIBRTE_PMD_AESNI_MB_DEBUG=n
506
507 #
508 # Compile PMD for Software backed device
509 #
510 CONFIG_RTE_LIBRTE_PMD_OPENSSL=n
511 CONFIG_RTE_LIBRTE_PMD_OPENSSL_DEBUG=n
512
513 #
514 # Compile PMD for AESNI GCM device
515 #
516 CONFIG_RTE_LIBRTE_PMD_AESNI_GCM=n
517 CONFIG_RTE_LIBRTE_PMD_AESNI_GCM_DEBUG=n
518
519 #
520 # Compile PMD for SNOW 3G device
521 #
522 CONFIG_RTE_LIBRTE_PMD_SNOW3G=n
523 CONFIG_RTE_LIBRTE_PMD_SNOW3G_DEBUG=n
524
525 #
526 # Compile PMD for KASUMI device
527 #
528 CONFIG_RTE_LIBRTE_PMD_KASUMI=n
529 CONFIG_RTE_LIBRTE_PMD_KASUMI_DEBUG=n
530
531 #
532 # Compile PMD for ZUC device
533 #
534 CONFIG_RTE_LIBRTE_PMD_ZUC=n
535 CONFIG_RTE_LIBRTE_PMD_ZUC_DEBUG=n
536
537 #
538 # Compile PMD for Crypto Scheduler device
539 #
540 CONFIG_RTE_LIBRTE_PMD_CRYPTO_SCHEDULER=y
541 CONFIG_RTE_LIBRTE_PMD_CRYPTO_SCHEDULER_DEBUG=n
542
543 #
544 # Compile PMD for NULL Crypto device
545 #
546 CONFIG_RTE_LIBRTE_PMD_NULL_CRYPTO=y
547
548 #
549 # Compile PMD for Marvell Crypto device
550 #
551 CONFIG_RTE_LIBRTE_PMD_MRVL_CRYPTO=n
552 CONFIG_RTE_LIBRTE_PMD_MRVL_CRYPTO_DEBUG=n
553
554 #
555 # Compile generic security library
556 #
557 CONFIG_RTE_LIBRTE_SECURITY=y
558
559 #
560 # Compile generic event device library
561 #
562 CONFIG_RTE_LIBRTE_EVENTDEV=y
563 CONFIG_RTE_LIBRTE_EVENTDEV_DEBUG=n
564 CONFIG_RTE_EVENT_MAX_DEVS=16
565 CONFIG_RTE_EVENT_MAX_QUEUES_PER_DEV=64
566
567 #
568 # Compile PMD for skeleton event device
569 #
570 CONFIG_RTE_LIBRTE_PMD_SKELETON_EVENTDEV=y
571 CONFIG_RTE_LIBRTE_PMD_SKELETON_EVENTDEV_DEBUG=n
572
573 #
574 # Compile PMD for software event device
575 #
576 CONFIG_RTE_LIBRTE_PMD_SW_EVENTDEV=y
577
578 #
579 # Compile PMD for octeontx sso event device
580 #
581 CONFIG_RTE_LIBRTE_PMD_OCTEONTX_SSOVF=y
582
583 #
584 # Compile PMD for OPDL event device
585 #
586 CONFIG_RTE_LIBRTE_PMD_OPDL_EVENTDEV=y
587
588 #
589 # Compile PMD for NXP DPAA event device
590 #
591 CONFIG_RTE_LIBRTE_PMD_DPAA_EVENTDEV=n
592
593 #
594 # Compile PMD for NXP DPAA2 event device
595 #
596 CONFIG_RTE_LIBRTE_PMD_DPAA2_EVENTDEV=n
597
598 #
599 # Compile raw device support
600 # EXPERIMENTAL: API may change without prior notice
601 #
602 CONFIG_RTE_LIBRTE_RAWDEV=y
603 CONFIG_RTE_RAWDEV_MAX_DEVS=10
604 CONFIG_RTE_LIBRTE_PMD_SKELETON_RAWDEV=y
605
606 #
607 # Compile librte_ring
608 #
609 CONFIG_RTE_LIBRTE_RING=y
610 CONFIG_RTE_RING_USE_C11_MEM_MODEL=n
611
612 #
613 # Compile librte_mempool
614 #
615 CONFIG_RTE_LIBRTE_MEMPOOL=y
616 CONFIG_RTE_MEMPOOL_CACHE_MAX_SIZE=512
617 CONFIG_RTE_LIBRTE_MEMPOOL_DEBUG=n
618
619 #
620 # Compile Mempool drivers
621 #
622 CONFIG_RTE_DRIVER_MEMPOOL_RING=y
623 CONFIG_RTE_DRIVER_MEMPOOL_STACK=y
624
625 #
626 # Compile PMD for octeontx fpa mempool device
627 #
628 CONFIG_RTE_LIBRTE_OCTEONTX_MEMPOOL=y
629
630 #
631 # Compile librte_mbuf
632 #
633 CONFIG_RTE_LIBRTE_MBUF=y
634 CONFIG_RTE_LIBRTE_MBUF_DEBUG=n
635 CONFIG_RTE_MBUF_DEFAULT_MEMPOOL_OPS="ring_mp_mc"
636 CONFIG_RTE_MBUF_REFCNT_ATOMIC=y
637 CONFIG_RTE_PKTMBUF_HEADROOM=128
638
639 #
640 # Compile librte_timer
641 #
642 CONFIG_RTE_LIBRTE_TIMER=y
643 CONFIG_RTE_LIBRTE_TIMER_DEBUG=n
644
645 #
646 # Compile librte_cfgfile
647 #
648 CONFIG_RTE_LIBRTE_CFGFILE=y
649
650 #
651 # Compile librte_cmdline
652 #
653 CONFIG_RTE_LIBRTE_CMDLINE=y
654 CONFIG_RTE_LIBRTE_CMDLINE_DEBUG=n
655
656 #
657 # Compile librte_hash
658 #
659 CONFIG_RTE_LIBRTE_HASH=y
660 CONFIG_RTE_LIBRTE_HASH_DEBUG=n
661
662 #
663 # Compile librte_efd
664 #
665 CONFIG_RTE_LIBRTE_EFD=y
666
667 #
668 # Compile librte_member
669 #
670 CONFIG_RTE_LIBRTE_MEMBER=y
671
672 #
673 # Compile librte_jobstats
674 #
675 CONFIG_RTE_LIBRTE_JOBSTATS=y
676
677 #
678 # Compile the device metrics library
679 #
680 CONFIG_RTE_LIBRTE_METRICS=y
681
682 #
683 # Compile the bitrate statistics library
684 #
685 CONFIG_RTE_LIBRTE_BITRATE=y
686
687 #
688 # Compile the latency statistics library
689 #
690 CONFIG_RTE_LIBRTE_LATENCY_STATS=y
691
692 #
693 # Compile librte_lpm
694 #
695 CONFIG_RTE_LIBRTE_LPM=y
696 CONFIG_RTE_LIBRTE_LPM_DEBUG=n
697
698 #
699 # Compile librte_acl
700 #
701 CONFIG_RTE_LIBRTE_ACL=y
702 CONFIG_RTE_LIBRTE_ACL_DEBUG=n
703
704 #
705 # Compile librte_power
706 #
707 CONFIG_RTE_LIBRTE_POWER=n
708 CONFIG_RTE_LIBRTE_POWER_DEBUG=n
709 CONFIG_RTE_MAX_LCORE_FREQS=64
710
711 #
712 # Compile librte_net
713 #
714 CONFIG_RTE_LIBRTE_NET=y
715
716 #
717 # Compile librte_ip_frag
718 #
719 CONFIG_RTE_LIBRTE_IP_FRAG=y
720 CONFIG_RTE_LIBRTE_IP_FRAG_DEBUG=n
721 CONFIG_RTE_LIBRTE_IP_FRAG_MAX_FRAG=4
722 CONFIG_RTE_LIBRTE_IP_FRAG_TBL_STAT=n
723
724 #
725 # Compile GRO library
726 #
727 CONFIG_RTE_LIBRTE_GRO=y
728
729 #
730 # Compile GSO library
731 #
732 CONFIG_RTE_LIBRTE_GSO=y
733
734 #
735 # Compile librte_meter
736 #
737 CONFIG_RTE_LIBRTE_METER=y
738
739 #
740 # Compile librte_classify
741 #
742 CONFIG_RTE_LIBRTE_FLOW_CLASSIFY=y
743
744 #
745 # Compile librte_sched
746 #
747 CONFIG_RTE_LIBRTE_SCHED=y
748 CONFIG_RTE_SCHED_DEBUG=n
749 CONFIG_RTE_SCHED_RED=n
750 CONFIG_RTE_SCHED_COLLECT_STATS=n
751 CONFIG_RTE_SCHED_SUBPORT_TC_OV=n
752 CONFIG_RTE_SCHED_PORT_N_GRINDERS=8
753 CONFIG_RTE_SCHED_VECTOR=n
754
755 #
756 # Compile the distributor library
757 #
758 CONFIG_RTE_LIBRTE_DISTRIBUTOR=y
759
760 #
761 # Compile the reorder library
762 #
763 CONFIG_RTE_LIBRTE_REORDER=y
764
765 #
766 # Compile librte_port
767 #
768 CONFIG_RTE_LIBRTE_PORT=y
769 CONFIG_RTE_PORT_STATS_COLLECT=n
770 CONFIG_RTE_PORT_PCAP=n
771
772 #
773 # Compile librte_table
774 #
775 CONFIG_RTE_LIBRTE_TABLE=y
776 CONFIG_RTE_TABLE_STATS_COLLECT=n
777
778 #
779 # Compile librte_pipeline
780 #
781 CONFIG_RTE_LIBRTE_PIPELINE=y
782 CONFIG_RTE_PIPELINE_STATS_COLLECT=n
783
784 #
785 # Compile librte_kni
786 #
787 CONFIG_RTE_LIBRTE_KNI=n
788 CONFIG_RTE_LIBRTE_PMD_KNI=n
789 CONFIG_RTE_KNI_KMOD=n
790 CONFIG_RTE_KNI_KMOD_ETHTOOL=n
791 CONFIG_RTE_KNI_PREEMPT_DEFAULT=y
792
793 #
794 # Compile the pdump library
795 #
796 CONFIG_RTE_LIBRTE_PDUMP=y
797
798 #
799 # Compile vhost user library
800 #
801 CONFIG_RTE_LIBRTE_VHOST=n
802 CONFIG_RTE_LIBRTE_VHOST_NUMA=n
803 CONFIG_RTE_LIBRTE_VHOST_DEBUG=n
804
805 #
806 # Compile vhost PMD
807 # To compile, CONFIG_RTE_LIBRTE_VHOST should be enabled.
808 #
809 CONFIG_RTE_LIBRTE_PMD_VHOST=n
810
811 #
812 # Compile the test application
813 #
814 CONFIG_RTE_APP_TEST=y
815 CONFIG_RTE_APP_TEST_RESOURCE_TAR=n
816
817 #
818 # Compile the procinfo application
819 #
820 CONFIG_RTE_PROC_INFO=n
821
822 #
823 # Compile the PMD test application
824 #
825 CONFIG_RTE_TEST_PMD=y
826 CONFIG_RTE_TEST_PMD_RECORD_CORE_CYCLES=n
827 CONFIG_RTE_TEST_PMD_RECORD_BURST_STATS=n
828
829 #
830 # Compile the bbdev test application
831 #
832 CONFIG_RTE_TEST_BBDEV=y
833
834 #
835 # Compile the crypto performance application
836 #
837 CONFIG_RTE_APP_CRYPTO_PERF=y
838
839 #
840 # Compile the eventdev application
841 #
842 CONFIG_RTE_APP_EVENTDEV=y