bpf: add ability to load eBPF program from ELF object file
[dpdk.git] / config / common_base
1 # SPDX-License-Identifier: BSD-3-Clause
2 # Copyright(c) 2010-2017 Intel Corporation
3
4 #
5 # define executive environment
6 # RTE_EXEC_ENV values are the directories in mk/exec-env/
7 #
8 CONFIG_RTE_EXEC_ENV=
9
10 #
11 # define the architecture we compile for.
12 # RTE_ARCH values are the directories in mk/arch/
13 #
14 CONFIG_RTE_ARCH=
15
16 #
17 # machine can define specific variables or action for a specific board
18 # RTE_MACHINE values are the directories in mk/machine/
19 #
20 CONFIG_RTE_MACHINE=
21
22 #
23 # The compiler we use.
24 # RTE_TOOLCHAIN values are the directories in mk/toolchain/
25 #
26 CONFIG_RTE_TOOLCHAIN=
27
28 #
29 # Use intrinsics or assembly code for key routines
30 #
31 CONFIG_RTE_FORCE_INTRINSICS=n
32
33 #
34 # Machine forces strict alignment constraints.
35 #
36 CONFIG_RTE_ARCH_STRICT_ALIGN=n
37
38 #
39 # Compile to share library
40 #
41 CONFIG_RTE_BUILD_SHARED_LIB=n
42
43 #
44 # Use newest code breaking previous ABI
45 #
46 CONFIG_RTE_NEXT_ABI=y
47
48 #
49 # Major ABI to overwrite library specific LIBABIVER
50 #
51 CONFIG_RTE_MAJOR_ABI=
52
53 #
54 # Machine's cache line size
55 #
56 CONFIG_RTE_CACHE_LINE_SIZE=64
57
58 #
59 # Compile Environment Abstraction Layer
60 #
61 CONFIG_RTE_LIBRTE_EAL=y
62 CONFIG_RTE_MAX_LCORE=128
63 CONFIG_RTE_MAX_NUMA_NODES=8
64 CONFIG_RTE_MAX_MEMSEG_LISTS=64
65 # each memseg list will be limited to either RTE_MAX_MEMSEG_PER_LIST pages
66 # or RTE_MAX_MEM_MB_PER_LIST megabytes worth of memory, whichever is smaller
67 CONFIG_RTE_MAX_MEMSEG_PER_LIST=8192
68 CONFIG_RTE_MAX_MEM_MB_PER_LIST=32768
69 # a "type" is a combination of page size and NUMA node. total number of memseg
70 # lists per type will be limited to either RTE_MAX_MEMSEG_PER_TYPE pages (split
71 # over multiple lists of RTE_MAX_MEMSEG_PER_LIST pages), or
72 # RTE_MAX_MEM_MB_PER_TYPE megabytes of memory (split over multiple lists of
73 # RTE_MAX_MEM_MB_PER_LIST), whichever is smaller
74 CONFIG_RTE_MAX_MEMSEG_PER_TYPE=32768
75 CONFIG_RTE_MAX_MEM_MB_PER_TYPE=131072
76 # global maximum usable amount of VA, in megabytes
77 CONFIG_RTE_MAX_MEM_MB=524288
78 CONFIG_RTE_MAX_MEMZONE=2560
79 CONFIG_RTE_MAX_TAILQ=32
80 CONFIG_RTE_ENABLE_ASSERT=n
81 CONFIG_RTE_LOG_DP_LEVEL=RTE_LOG_INFO
82 CONFIG_RTE_LOG_HISTORY=256
83 CONFIG_RTE_BACKTRACE=y
84 CONFIG_RTE_LIBEAL_USE_HPET=n
85 CONFIG_RTE_EAL_ALLOW_INV_SOCKET_ID=n
86 CONFIG_RTE_EAL_ALWAYS_PANIC_ON_ERROR=n
87 CONFIG_RTE_EAL_IGB_UIO=n
88 CONFIG_RTE_EAL_VFIO=n
89 CONFIG_RTE_MAX_VFIO_GROUPS=64
90 CONFIG_RTE_MAX_VFIO_CONTAINERS=64
91 CONFIG_RTE_MALLOC_DEBUG=n
92 CONFIG_RTE_EAL_NUMA_AWARE_HUGEPAGES=n
93 CONFIG_RTE_USE_LIBBSD=n
94
95 #
96 # Recognize/ignore the AVX/AVX512 CPU flags for performance/power testing.
97 # AVX512 is marked as experimental for now, will enable it after enough
98 # field test and possible optimization.
99 #
100 CONFIG_RTE_ENABLE_AVX=y
101 CONFIG_RTE_ENABLE_AVX512=n
102
103 # Default driver path (or "" to disable)
104 CONFIG_RTE_EAL_PMD_PATH=""
105
106 #
107 # Compile Environment Abstraction Layer to support Vmware TSC map
108 #
109 CONFIG_RTE_LIBRTE_EAL_VMWARE_TSC_MAP_SUPPORT=y
110
111 #
112 # Compile the PCI library
113 #
114 CONFIG_RTE_LIBRTE_PCI=y
115
116 #
117 # Compile the argument parser library
118 #
119 CONFIG_RTE_LIBRTE_KVARGS=y
120
121 #
122 # Compile generic ethernet library
123 #
124 CONFIG_RTE_LIBRTE_ETHER=y
125 CONFIG_RTE_LIBRTE_ETHDEV_DEBUG=n
126 CONFIG_RTE_MAX_ETHPORTS=32
127 CONFIG_RTE_MAX_QUEUES_PER_PORT=1024
128 CONFIG_RTE_LIBRTE_IEEE1588=n
129 CONFIG_RTE_ETHDEV_QUEUE_STAT_CNTRS=16
130 CONFIG_RTE_ETHDEV_RXTX_CALLBACKS=y
131 CONFIG_RTE_ETHDEV_PROFILE_ITT_WASTED_RX_ITERATIONS=n
132
133 #
134 # Turn off Tx preparation stage
135 #
136 # Warning: rte_eth_tx_prepare() can be safely disabled only if using a
137 # driver which do not implement any Tx preparation.
138 #
139 CONFIG_RTE_ETHDEV_TX_PREPARE_NOOP=n
140
141 #
142 # Compile the Intel FPGA bus
143 #
144 CONFIG_RTE_LIBRTE_IFPGA_BUS=y
145
146 #
147 # Compile PCI bus driver
148 #
149 CONFIG_RTE_LIBRTE_PCI_BUS=y
150
151 #
152 # Compile the vdev bus
153 #
154 CONFIG_RTE_LIBRTE_VDEV_BUS=y
155
156 #
157 # Compile ARK PMD
158 #
159 CONFIG_RTE_LIBRTE_ARK_PMD=y
160 CONFIG_RTE_LIBRTE_ARK_PAD_TX=y
161 CONFIG_RTE_LIBRTE_ARK_DEBUG_RX=n
162 CONFIG_RTE_LIBRTE_ARK_DEBUG_TX=n
163 CONFIG_RTE_LIBRTE_ARK_DEBUG_STATS=n
164 CONFIG_RTE_LIBRTE_ARK_DEBUG_TRACE=n
165
166 #
167 # Compile AMD PMD
168 #
169 CONFIG_RTE_LIBRTE_AXGBE_PMD=y
170 CONFIG_RTE_LIBRTE_AXGBE_PMD_DEBUG=n
171
172 #
173 # Compile burst-oriented Broadcom PMD driver
174 #
175 CONFIG_RTE_LIBRTE_BNX2X_PMD=n
176 CONFIG_RTE_LIBRTE_BNX2X_DEBUG_RX=n
177 CONFIG_RTE_LIBRTE_BNX2X_DEBUG_TX=n
178 CONFIG_RTE_LIBRTE_BNX2X_MF_SUPPORT=n
179 CONFIG_RTE_LIBRTE_BNX2X_DEBUG_PERIODIC=n
180
181 #
182 # Compile burst-oriented Broadcom BNXT PMD driver
183 #
184 CONFIG_RTE_LIBRTE_BNXT_PMD=y
185
186 #
187 # Compile burst-oriented Chelsio Terminator (CXGBE) PMD
188 #
189 CONFIG_RTE_LIBRTE_CXGBE_PMD=y
190 CONFIG_RTE_LIBRTE_CXGBE_DEBUG=n
191 CONFIG_RTE_LIBRTE_CXGBE_DEBUG_REG=n
192 CONFIG_RTE_LIBRTE_CXGBE_DEBUG_MBOX=n
193 CONFIG_RTE_LIBRTE_CXGBE_DEBUG_TX=n
194 CONFIG_RTE_LIBRTE_CXGBE_DEBUG_RX=n
195 CONFIG_RTE_LIBRTE_CXGBE_TPUT=y
196
197 # NXP DPAA Bus
198 CONFIG_RTE_LIBRTE_DPAA_BUS=n
199 CONFIG_RTE_LIBRTE_DPAA_MEMPOOL=n
200 CONFIG_RTE_LIBRTE_DPAA_PMD=n
201 CONFIG_RTE_LIBRTE_DPAA_HWDEBUG=n
202
203 #
204 # Compile NXP DPAA2 FSL-MC Bus
205 #
206 CONFIG_RTE_LIBRTE_FSLMC_BUS=n
207
208 #
209 # Compile Support Libraries for NXP DPAA2
210 #
211 CONFIG_RTE_LIBRTE_DPAA2_MEMPOOL=n
212 CONFIG_RTE_LIBRTE_DPAA2_USE_PHYS_IOVA=y
213
214 #
215 # Compile burst-oriented NXP DPAA2 PMD driver
216 #
217 CONFIG_RTE_LIBRTE_DPAA2_PMD=n
218 CONFIG_RTE_LIBRTE_DPAA2_DEBUG_DRIVER=n
219
220 #
221 # Compile burst-oriented Amazon ENA PMD driver
222 #
223 CONFIG_RTE_LIBRTE_ENA_PMD=y
224 CONFIG_RTE_LIBRTE_ENA_DEBUG_RX=n
225 CONFIG_RTE_LIBRTE_ENA_DEBUG_TX=n
226 CONFIG_RTE_LIBRTE_ENA_DEBUG_TX_FREE=n
227 CONFIG_RTE_LIBRTE_ENA_COM_DEBUG=n
228
229 #
230 # Compile burst-oriented Cisco ENIC PMD driver
231 #
232 CONFIG_RTE_LIBRTE_ENIC_PMD=y
233
234 #
235 # Compile burst-oriented IGB & EM PMD drivers
236 #
237 CONFIG_RTE_LIBRTE_EM_PMD=y
238 CONFIG_RTE_LIBRTE_IGB_PMD=y
239 CONFIG_RTE_LIBRTE_E1000_DEBUG_RX=n
240 CONFIG_RTE_LIBRTE_E1000_DEBUG_TX=n
241 CONFIG_RTE_LIBRTE_E1000_DEBUG_TX_FREE=n
242 CONFIG_RTE_LIBRTE_E1000_PF_DISABLE_STRIP_CRC=n
243
244 #
245 # Compile burst-oriented IXGBE PMD driver
246 #
247 CONFIG_RTE_LIBRTE_IXGBE_PMD=y
248 CONFIG_RTE_LIBRTE_IXGBE_DEBUG_RX=n
249 CONFIG_RTE_LIBRTE_IXGBE_DEBUG_TX=n
250 CONFIG_RTE_LIBRTE_IXGBE_DEBUG_TX_FREE=n
251 CONFIG_RTE_LIBRTE_IXGBE_PF_DISABLE_STRIP_CRC=n
252 CONFIG_RTE_IXGBE_INC_VECTOR=y
253 CONFIG_RTE_LIBRTE_IXGBE_BYPASS=n
254
255 #
256 # Compile burst-oriented I40E PMD driver
257 #
258 CONFIG_RTE_LIBRTE_I40E_PMD=y
259 CONFIG_RTE_LIBRTE_I40E_DEBUG_RX=n
260 CONFIG_RTE_LIBRTE_I40E_DEBUG_TX=n
261 CONFIG_RTE_LIBRTE_I40E_DEBUG_TX_FREE=n
262 CONFIG_RTE_LIBRTE_I40E_RX_ALLOW_BULK_ALLOC=y
263 CONFIG_RTE_LIBRTE_I40E_INC_VECTOR=y
264 CONFIG_RTE_LIBRTE_I40E_16BYTE_RX_DESC=n
265 CONFIG_RTE_LIBRTE_I40E_QUEUE_NUM_PER_PF=64
266 CONFIG_RTE_LIBRTE_I40E_QUEUE_NUM_PER_VM=4
267 # interval up to 8160 us, aligned to 2 (or default value)
268 CONFIG_RTE_LIBRTE_I40E_ITR_INTERVAL=-1
269
270 #
271 # Compile burst-oriented FM10K PMD
272 #
273 CONFIG_RTE_LIBRTE_FM10K_PMD=y
274 CONFIG_RTE_LIBRTE_FM10K_DEBUG_RX=n
275 CONFIG_RTE_LIBRTE_FM10K_DEBUG_TX=n
276 CONFIG_RTE_LIBRTE_FM10K_DEBUG_TX_FREE=n
277 CONFIG_RTE_LIBRTE_FM10K_RX_OLFLAGS_ENABLE=y
278 CONFIG_RTE_LIBRTE_FM10K_INC_VECTOR=y
279
280 #
281 # Compile burst-oriented AVF PMD driver
282 #
283 CONFIG_RTE_LIBRTE_AVF_PMD=y
284 CONFIG_RTE_LIBRTE_AVF_INC_VECTOR=y
285 CONFIG_RTE_LIBRTE_AVF_DEBUG_TX=n
286 CONFIG_RTE_LIBRTE_AVF_DEBUG_TX_FREE=n
287 CONFIG_RTE_LIBRTE_AVF_DEBUG_RX=n
288 CONFIG_RTE_LIBRTE_AVF_16BYTE_RX_DESC=n
289
290 #
291 # Compile burst-oriented Mellanox ConnectX-3 (MLX4) PMD
292 #
293 CONFIG_RTE_LIBRTE_MLX4_PMD=n
294 CONFIG_RTE_LIBRTE_MLX4_DEBUG=n
295 CONFIG_RTE_LIBRTE_MLX4_DLOPEN_DEPS=n
296 CONFIG_RTE_LIBRTE_MLX4_TX_MP_CACHE=8
297
298 #
299 # Compile burst-oriented Mellanox ConnectX-4 & ConnectX-5 (MLX5) PMD
300 #
301 CONFIG_RTE_LIBRTE_MLX5_PMD=n
302 CONFIG_RTE_LIBRTE_MLX5_DEBUG=n
303 CONFIG_RTE_LIBRTE_MLX5_DLOPEN_DEPS=n
304 CONFIG_RTE_LIBRTE_MLX5_TX_MP_CACHE=8
305
306 #
307 # Compile burst-oriented Netronome NFP PMD driver
308 #
309 CONFIG_RTE_LIBRTE_NFP_PMD=n
310 CONFIG_RTE_LIBRTE_NFP_DEBUG_TX=n
311 CONFIG_RTE_LIBRTE_NFP_DEBUG_RX=n
312
313 # QLogic 10G/25G/40G/50G/100G PMD
314 #
315 CONFIG_RTE_LIBRTE_QEDE_PMD=y
316 CONFIG_RTE_LIBRTE_QEDE_DEBUG_TX=n
317 CONFIG_RTE_LIBRTE_QEDE_DEBUG_RX=n
318 #Provides abs path/name of the firmware file.
319 #Empty string denotes driver will use default firmware
320 CONFIG_RTE_LIBRTE_QEDE_FW=""
321
322 #
323 # Compile burst-oriented Solarflare libefx-based PMD
324 #
325 CONFIG_RTE_LIBRTE_SFC_EFX_PMD=y
326 CONFIG_RTE_LIBRTE_SFC_EFX_DEBUG=n
327
328 #
329 # Compile software PMD backed by SZEDATA2 device
330 #
331 CONFIG_RTE_LIBRTE_PMD_SZEDATA2=n
332
333 #
334 # Compile burst-oriented Cavium Thunderx NICVF PMD driver
335 #
336 CONFIG_RTE_LIBRTE_THUNDERX_NICVF_PMD=y
337 CONFIG_RTE_LIBRTE_THUNDERX_NICVF_DEBUG_RX=n
338 CONFIG_RTE_LIBRTE_THUNDERX_NICVF_DEBUG_TX=n
339
340 #
341 # Compile burst-oriented Cavium LiquidIO PMD driver
342 #
343 CONFIG_RTE_LIBRTE_LIO_PMD=y
344 CONFIG_RTE_LIBRTE_LIO_DEBUG_RX=n
345 CONFIG_RTE_LIBRTE_LIO_DEBUG_TX=n
346 CONFIG_RTE_LIBRTE_LIO_DEBUG_MBOX=n
347 CONFIG_RTE_LIBRTE_LIO_DEBUG_REGS=n
348
349 #
350 # Compile burst-oriented Cavium OCTEONTX network PMD driver
351 #
352 CONFIG_RTE_LIBRTE_OCTEONTX_PMD=y
353
354 #
355 # Compile WRS accelerated virtual port (AVP) guest PMD driver
356 #
357 CONFIG_RTE_LIBRTE_AVP_PMD=n
358 CONFIG_RTE_LIBRTE_AVP_DEBUG_RX=n
359 CONFIG_RTE_LIBRTE_AVP_DEBUG_TX=n
360 CONFIG_RTE_LIBRTE_AVP_DEBUG_BUFFERS=n
361
362 #
363 # Compile burst-oriented VIRTIO PMD driver
364 #
365 CONFIG_RTE_LIBRTE_VIRTIO_PMD=y
366 CONFIG_RTE_LIBRTE_VIRTIO_DEBUG_RX=n
367 CONFIG_RTE_LIBRTE_VIRTIO_DEBUG_TX=n
368 CONFIG_RTE_LIBRTE_VIRTIO_DEBUG_DUMP=n
369
370 #
371 # Compile virtio device emulation inside virtio PMD driver
372 #
373 CONFIG_RTE_VIRTIO_USER=n
374
375 #
376 # Compile burst-oriented VMXNET3 PMD driver
377 #
378 CONFIG_RTE_LIBRTE_VMXNET3_PMD=y
379 CONFIG_RTE_LIBRTE_VMXNET3_DEBUG_RX=n
380 CONFIG_RTE_LIBRTE_VMXNET3_DEBUG_TX=n
381 CONFIG_RTE_LIBRTE_VMXNET3_DEBUG_TX_FREE=n
382
383 #
384 # Compile software PMD backed by AF_PACKET sockets (Linux only)
385 #
386 CONFIG_RTE_LIBRTE_PMD_AF_PACKET=n
387
388 #
389 # Compile link bonding PMD library
390 #
391 CONFIG_RTE_LIBRTE_PMD_BOND=y
392 CONFIG_RTE_LIBRTE_BOND_DEBUG_ALB=n
393 CONFIG_RTE_LIBRTE_BOND_DEBUG_ALB_L1=n
394
395 #
396 # Compile fail-safe PMD
397 #
398 CONFIG_RTE_LIBRTE_PMD_FAILSAFE=y
399
400 #
401 # Compile Marvell PMD driver
402 #
403 CONFIG_RTE_LIBRTE_MVPP2_PMD=n
404
405 #
406 # Compile virtual device driver for NetVSC on Hyper-V/Azure
407 #
408 CONFIG_RTE_LIBRTE_VDEV_NETVSC_PMD=n
409
410 #
411 # Compile null PMD
412 #
413 CONFIG_RTE_LIBRTE_PMD_NULL=y
414
415 #
416 # Compile software PMD backed by PCAP files
417 #
418 CONFIG_RTE_LIBRTE_PMD_PCAP=n
419
420 #
421 # Compile example software rings based PMD
422 #
423 CONFIG_RTE_LIBRTE_PMD_RING=y
424 CONFIG_RTE_PMD_RING_MAX_RX_RINGS=16
425 CONFIG_RTE_PMD_RING_MAX_TX_RINGS=16
426
427 #
428 # Compile SOFTNIC PMD
429 #
430 CONFIG_RTE_LIBRTE_PMD_SOFTNIC=y
431
432 #
433 # Compile the TAP PMD
434 # It is enabled by default for Linux only.
435 #
436 CONFIG_RTE_LIBRTE_PMD_TAP=n
437
438 #
439 # Do prefetch of packet data within PMD driver receive function
440 #
441 CONFIG_RTE_PMD_PACKET_PREFETCH=y
442
443 # Compile generic wireless base band device library
444 # EXPERIMENTAL: API may change without prior notice
445 #
446 CONFIG_RTE_LIBRTE_BBDEV=y
447 CONFIG_RTE_BBDEV_MAX_DEVS=128
448 CONFIG_RTE_BBDEV_OFFLOAD_COST=n
449
450 #
451 # Compile PMD for NULL bbdev device
452 #
453 CONFIG_RTE_LIBRTE_PMD_BBDEV_NULL=y
454
455 #
456 # Compile PMD for turbo software bbdev device
457 #
458 CONFIG_RTE_LIBRTE_PMD_BBDEV_TURBO_SW=n
459
460 #
461 # Compile generic crypto device library
462 #
463 CONFIG_RTE_LIBRTE_CRYPTODEV=y
464 CONFIG_RTE_LIBRTE_CRYPTODEV_DEBUG=n
465 CONFIG_RTE_CRYPTO_MAX_DEVS=64
466
467 #
468 # Compile PMD for ARMv8 Crypto device
469 #
470 CONFIG_RTE_LIBRTE_PMD_ARMV8_CRYPTO=n
471 CONFIG_RTE_LIBRTE_PMD_ARMV8_CRYPTO_DEBUG=n
472
473 #
474 # Compile NXP DPAA2 crypto sec driver for CAAM HW
475 #
476 CONFIG_RTE_LIBRTE_PMD_DPAA2_SEC=n
477 CONFIG_RTE_DPAA2_SEC_PMD_MAX_NB_SESSIONS=2048
478
479 #
480 # NXP DPAA caam - crypto driver
481 #
482 CONFIG_RTE_LIBRTE_PMD_DPAA_SEC=n
483 CONFIG_RTE_LIBRTE_DPAA_MAX_CRYPTODEV=4
484 CONFIG_RTE_DPAA_SEC_PMD_MAX_NB_SESSIONS=2048
485
486 #
487 # Compile PMD for QuickAssist based devices
488 #
489 CONFIG_RTE_LIBRTE_PMD_QAT=n
490 CONFIG_RTE_LIBRTE_PMD_QAT_DEBUG_INIT=n
491 CONFIG_RTE_LIBRTE_PMD_QAT_DEBUG_TX=n
492 CONFIG_RTE_LIBRTE_PMD_QAT_DEBUG_RX=n
493 CONFIG_RTE_LIBRTE_PMD_QAT_DEBUG_DRIVER=n
494 #
495 # Number of sessions to create in the session memory pool
496 # on a single QuickAssist device.
497 #
498 CONFIG_RTE_QAT_PMD_MAX_NB_SESSIONS=2048
499
500 #
501 # Compile PMD for virtio crypto devices
502 #
503 CONFIG_RTE_LIBRTE_PMD_VIRTIO_CRYPTO=y
504 #
505 # Number of maximum virtio crypto devices
506 #
507 CONFIG_RTE_MAX_VIRTIO_CRYPTO=32
508 #
509 # Number of sessions to create in the session memory pool
510 # on a single virtio crypto device.
511 #
512 CONFIG_RTE_VIRTIO_CRYPTO_PMD_MAX_NB_SESSIONS=1024
513
514 #
515 # Compile PMD for AESNI backed device
516 #
517 CONFIG_RTE_LIBRTE_PMD_AESNI_MB=n
518 CONFIG_RTE_LIBRTE_PMD_AESNI_MB_DEBUG=n
519
520 #
521 # Compile PMD for Software backed device
522 #
523 CONFIG_RTE_LIBRTE_PMD_OPENSSL=n
524 CONFIG_RTE_LIBRTE_PMD_OPENSSL_DEBUG=n
525
526 #
527 # Compile PMD for AESNI GCM device
528 #
529 CONFIG_RTE_LIBRTE_PMD_AESNI_GCM=n
530 CONFIG_RTE_LIBRTE_PMD_AESNI_GCM_DEBUG=n
531
532 #
533 # Compile PMD for SNOW 3G device
534 #
535 CONFIG_RTE_LIBRTE_PMD_SNOW3G=n
536 CONFIG_RTE_LIBRTE_PMD_SNOW3G_DEBUG=n
537
538 #
539 # Compile PMD for KASUMI device
540 #
541 CONFIG_RTE_LIBRTE_PMD_KASUMI=n
542 CONFIG_RTE_LIBRTE_PMD_KASUMI_DEBUG=n
543
544 #
545 # Compile PMD for ZUC device
546 #
547 CONFIG_RTE_LIBRTE_PMD_ZUC=n
548 CONFIG_RTE_LIBRTE_PMD_ZUC_DEBUG=n
549
550 #
551 # Compile PMD for Crypto Scheduler device
552 #
553 CONFIG_RTE_LIBRTE_PMD_CRYPTO_SCHEDULER=y
554 CONFIG_RTE_LIBRTE_PMD_CRYPTO_SCHEDULER_DEBUG=n
555
556 #
557 # Compile PMD for NULL Crypto device
558 #
559 CONFIG_RTE_LIBRTE_PMD_NULL_CRYPTO=y
560
561 #
562 # Compile PMD for AMD CCP crypto device
563 #
564 CONFIG_RTE_LIBRTE_PMD_CCP=n
565
566 #
567 # Compile PMD for Marvell Crypto device
568 #
569 CONFIG_RTE_LIBRTE_PMD_MVSAM_CRYPTO=n
570 CONFIG_RTE_LIBRTE_PMD_MVSAM_CRYPTO_DEBUG=n
571
572 #
573 # Compile generic security library
574 #
575 CONFIG_RTE_LIBRTE_SECURITY=y
576
577 #
578 # Compile generic compression device library
579 #
580 CONFIG_RTE_LIBRTE_COMPRESSDEV=y
581 CONFIG_RTE_COMPRESS_MAX_DEVS=64
582
583 #
584 # Compile compressdev unit test
585 #
586 CONFIG_RTE_COMPRESSDEV_TEST=n
587
588 #
589 # Compile PMD for ISA-L compression device
590 #
591 CONFIG_RTE_LIBRTE_PMD_ISAL=n
592
593 #
594 # Compile generic event device library
595 #
596 CONFIG_RTE_LIBRTE_EVENTDEV=y
597 CONFIG_RTE_LIBRTE_EVENTDEV_DEBUG=n
598 CONFIG_RTE_EVENT_MAX_DEVS=16
599 CONFIG_RTE_EVENT_MAX_QUEUES_PER_DEV=64
600 CONFIG_RTE_EVENT_TIMER_ADAPTER_NUM_MAX=32
601 CONFIG_RTE_EVENT_CRYPTO_ADAPTER_MAX_INSTANCE=32
602
603 #
604 # Compile PMD for skeleton event device
605 #
606 CONFIG_RTE_LIBRTE_PMD_SKELETON_EVENTDEV=y
607 CONFIG_RTE_LIBRTE_PMD_SKELETON_EVENTDEV_DEBUG=n
608
609 #
610 # Compile PMD for software event device
611 #
612 CONFIG_RTE_LIBRTE_PMD_SW_EVENTDEV=y
613
614 #
615 # Compile PMD for octeontx sso event device
616 #
617 CONFIG_RTE_LIBRTE_PMD_OCTEONTX_SSOVF=y
618
619 #
620 # Compile PMD for OPDL event device
621 #
622 CONFIG_RTE_LIBRTE_PMD_OPDL_EVENTDEV=y
623
624 #
625 # Compile PMD for NXP DPAA event device
626 #
627 CONFIG_RTE_LIBRTE_PMD_DPAA_EVENTDEV=n
628
629 #
630 # Compile PMD for NXP DPAA2 event device
631 #
632 CONFIG_RTE_LIBRTE_PMD_DPAA2_EVENTDEV=n
633
634 #
635 # Compile raw device support
636 # EXPERIMENTAL: API may change without prior notice
637 #
638 CONFIG_RTE_LIBRTE_RAWDEV=y
639 CONFIG_RTE_RAWDEV_MAX_DEVS=10
640 CONFIG_RTE_LIBRTE_PMD_SKELETON_RAWDEV=y
641
642 #
643 # Compile PMD for NXP DPAA2 CMDIF raw device
644 #
645 CONFIG_RTE_LIBRTE_PMD_DPAA2_CMDIF_RAWDEV=n
646
647 #
648 # Compile PMD for NXP DPAA2 QDMA raw device
649 #
650 CONFIG_RTE_LIBRTE_PMD_DPAA2_QDMA_RAWDEV=n
651
652 #
653 # Compile PMD for Intel FPGA raw device
654 #
655 CONFIG_RTE_LIBRTE_PMD_IFPGA_RAWDEV=y
656
657 #
658 # Compile librte_ring
659 #
660 CONFIG_RTE_LIBRTE_RING=y
661 CONFIG_RTE_RING_USE_C11_MEM_MODEL=n
662
663 #
664 # Compile librte_mempool
665 #
666 CONFIG_RTE_LIBRTE_MEMPOOL=y
667 CONFIG_RTE_MEMPOOL_CACHE_MAX_SIZE=512
668 CONFIG_RTE_LIBRTE_MEMPOOL_DEBUG=n
669
670 #
671 # Compile Mempool drivers
672 #
673 CONFIG_RTE_DRIVER_MEMPOOL_BUCKET=y
674 CONFIG_RTE_DRIVER_MEMPOOL_BUCKET_SIZE_KB=64
675 CONFIG_RTE_DRIVER_MEMPOOL_RING=y
676 CONFIG_RTE_DRIVER_MEMPOOL_STACK=y
677
678 #
679 # Compile PMD for octeontx fpa mempool device
680 #
681 CONFIG_RTE_LIBRTE_OCTEONTX_MEMPOOL=y
682
683 #
684 # Compile librte_mbuf
685 #
686 CONFIG_RTE_LIBRTE_MBUF=y
687 CONFIG_RTE_LIBRTE_MBUF_DEBUG=n
688 CONFIG_RTE_MBUF_DEFAULT_MEMPOOL_OPS="ring_mp_mc"
689 CONFIG_RTE_MBUF_REFCNT_ATOMIC=y
690 CONFIG_RTE_PKTMBUF_HEADROOM=128
691
692 #
693 # Compile librte_timer
694 #
695 CONFIG_RTE_LIBRTE_TIMER=y
696 CONFIG_RTE_LIBRTE_TIMER_DEBUG=n
697
698 #
699 # Compile librte_cfgfile
700 #
701 CONFIG_RTE_LIBRTE_CFGFILE=y
702
703 #
704 # Compile librte_cmdline
705 #
706 CONFIG_RTE_LIBRTE_CMDLINE=y
707 CONFIG_RTE_LIBRTE_CMDLINE_DEBUG=n
708
709 #
710 # Compile librte_hash
711 #
712 CONFIG_RTE_LIBRTE_HASH=y
713 CONFIG_RTE_LIBRTE_HASH_DEBUG=n
714
715 #
716 # Compile librte_efd
717 #
718 CONFIG_RTE_LIBRTE_EFD=y
719
720 #
721 # Compile librte_member
722 #
723 CONFIG_RTE_LIBRTE_MEMBER=y
724
725 #
726 # Compile librte_jobstats
727 #
728 CONFIG_RTE_LIBRTE_JOBSTATS=y
729
730 #
731 # Compile the device metrics library
732 #
733 CONFIG_RTE_LIBRTE_METRICS=y
734
735 #
736 # Compile the bitrate statistics library
737 #
738 CONFIG_RTE_LIBRTE_BITRATE=y
739
740 #
741 # Compile the latency statistics library
742 #
743 CONFIG_RTE_LIBRTE_LATENCY_STATS=y
744
745 #
746 # Compile librte_lpm
747 #
748 CONFIG_RTE_LIBRTE_LPM=y
749 CONFIG_RTE_LIBRTE_LPM_DEBUG=n
750
751 #
752 # Compile librte_acl
753 #
754 CONFIG_RTE_LIBRTE_ACL=y
755 CONFIG_RTE_LIBRTE_ACL_DEBUG=n
756
757 #
758 # Compile librte_power
759 #
760 CONFIG_RTE_LIBRTE_POWER=n
761 CONFIG_RTE_LIBRTE_POWER_DEBUG=n
762 CONFIG_RTE_MAX_LCORE_FREQS=64
763
764 #
765 # Compile librte_net
766 #
767 CONFIG_RTE_LIBRTE_NET=y
768
769 #
770 # Compile librte_ip_frag
771 #
772 CONFIG_RTE_LIBRTE_IP_FRAG=y
773 CONFIG_RTE_LIBRTE_IP_FRAG_DEBUG=n
774 CONFIG_RTE_LIBRTE_IP_FRAG_MAX_FRAG=4
775 CONFIG_RTE_LIBRTE_IP_FRAG_TBL_STAT=n
776
777 #
778 # Compile GRO library
779 #
780 CONFIG_RTE_LIBRTE_GRO=y
781
782 #
783 # Compile GSO library
784 #
785 CONFIG_RTE_LIBRTE_GSO=y
786
787 #
788 # Compile librte_meter
789 #
790 CONFIG_RTE_LIBRTE_METER=y
791
792 #
793 # Compile librte_classify
794 #
795 CONFIG_RTE_LIBRTE_FLOW_CLASSIFY=y
796
797 #
798 # Compile librte_sched
799 #
800 CONFIG_RTE_LIBRTE_SCHED=y
801 CONFIG_RTE_SCHED_DEBUG=n
802 CONFIG_RTE_SCHED_RED=n
803 CONFIG_RTE_SCHED_COLLECT_STATS=n
804 CONFIG_RTE_SCHED_SUBPORT_TC_OV=n
805 CONFIG_RTE_SCHED_PORT_N_GRINDERS=8
806 CONFIG_RTE_SCHED_VECTOR=n
807
808 #
809 # Compile the distributor library
810 #
811 CONFIG_RTE_LIBRTE_DISTRIBUTOR=y
812
813 #
814 # Compile the reorder library
815 #
816 CONFIG_RTE_LIBRTE_REORDER=y
817
818 #
819 # Compile librte_port
820 #
821 CONFIG_RTE_LIBRTE_PORT=y
822 CONFIG_RTE_PORT_STATS_COLLECT=n
823 CONFIG_RTE_PORT_PCAP=n
824
825 #
826 # Compile librte_table
827 #
828 CONFIG_RTE_LIBRTE_TABLE=y
829 CONFIG_RTE_TABLE_STATS_COLLECT=n
830
831 #
832 # Compile librte_pipeline
833 #
834 CONFIG_RTE_LIBRTE_PIPELINE=y
835 CONFIG_RTE_PIPELINE_STATS_COLLECT=n
836
837 #
838 # Compile librte_kni
839 #
840 CONFIG_RTE_LIBRTE_KNI=n
841 CONFIG_RTE_LIBRTE_PMD_KNI=n
842 CONFIG_RTE_KNI_KMOD=n
843 CONFIG_RTE_KNI_KMOD_ETHTOOL=n
844 CONFIG_RTE_KNI_PREEMPT_DEFAULT=y
845
846 #
847 # Compile the pdump library
848 #
849 CONFIG_RTE_LIBRTE_PDUMP=y
850
851 #
852 # Compile vhost user library
853 #
854 CONFIG_RTE_LIBRTE_VHOST=n
855 CONFIG_RTE_LIBRTE_VHOST_NUMA=n
856 CONFIG_RTE_LIBRTE_VHOST_DEBUG=n
857
858 #
859 # Compile vhost PMD
860 # To compile, CONFIG_RTE_LIBRTE_VHOST should be enabled.
861 #
862 CONFIG_RTE_LIBRTE_PMD_VHOST=n
863
864 #
865 # Compile IFCVF driver
866 # To compile, CONFIG_RTE_LIBRTE_VHOST and CONFIG_RTE_EAL_VFIO
867 # should be enabled.
868 #
869 CONFIG_RTE_LIBRTE_IFCVF_VDPA_PMD=n
870
871 #
872 # Compile librte_bpf
873 #
874 CONFIG_RTE_LIBRTE_BPF=y
875 # allow load BPF from ELF files (requires libelf)
876 CONFIG_RTE_LIBRTE_BPF_ELF=n
877
878 #
879 # Compile the test application
880 #
881 CONFIG_RTE_APP_TEST=y
882 CONFIG_RTE_APP_TEST_RESOURCE_TAR=n
883
884 #
885 # Compile the procinfo application
886 #
887 CONFIG_RTE_PROC_INFO=n
888
889 #
890 # Compile the PMD test application
891 #
892 CONFIG_RTE_TEST_PMD=y
893 CONFIG_RTE_TEST_PMD_RECORD_CORE_CYCLES=n
894 CONFIG_RTE_TEST_PMD_RECORD_BURST_STATS=n
895
896 #
897 # Compile the bbdev test application
898 #
899 CONFIG_RTE_TEST_BBDEV=y
900
901 #
902 # Compile the crypto performance application
903 #
904 CONFIG_RTE_APP_CRYPTO_PERF=y
905
906 #
907 # Compile the eventdev application
908 #
909 CONFIG_RTE_APP_EVENTDEV=y