common/mlx5: get DevX capability for max RQT size
[dpdk.git] / drivers / common / mlx5 / mlx5_devx_cmds.h
1 /* SPDX-License-Identifier: BSD-3-Clause
2  * Copyright 2019 Mellanox Technologies, Ltd
3  */
4
5 #ifndef RTE_PMD_MLX5_DEVX_CMDS_H_
6 #define RTE_PMD_MLX5_DEVX_CMDS_H_
7
8 #include "mlx5_glue.h"
9 #include "mlx5_prm.h"
10
11
12 /* devX creation object */
13 struct mlx5_devx_obj {
14         struct mlx5dv_devx_obj *obj; /* The DV object. */
15         int id; /* The object ID. */
16 };
17
18 /* UMR memory buffer used to define 1 entry in indirect mkey. */
19 struct mlx5_klm {
20         uint32_t byte_count;
21         uint32_t mkey;
22         uint64_t address;
23 };
24
25 /* This is limitation of libibverbs: in length variable type is u16. */
26 #define MLX5_DEVX_MAX_KLM_ENTRIES ((UINT16_MAX - \
27                 MLX5_ST_SZ_DW(create_mkey_in) * 4) / (MLX5_ST_SZ_DW(klm) * 4))
28
29 struct mlx5_devx_mkey_attr {
30         uint64_t addr;
31         uint64_t size;
32         uint32_t umem_id;
33         uint32_t pd;
34         uint32_t log_entity_size;
35         uint32_t pg_access:1;
36         struct mlx5_klm *klm_array;
37         int klm_num;
38 };
39
40 /* HCA qos attributes. */
41 struct mlx5_hca_qos_attr {
42         uint32_t sup:1; /* Whether QOS is supported. */
43         uint32_t srtcm_sup:1; /* Whether srTCM mode is supported. */
44         uint32_t flow_meter_reg_share:1;
45         /* Whether reg_c share is supported. */
46         uint8_t log_max_flow_meter;
47         /* Power of the maximum supported meters. */
48         uint8_t flow_meter_reg_c_ids;
49         /* Bitmap of the reg_Cs available for flow meter to use. */
50
51 };
52
53 struct mlx5_hca_vdpa_attr {
54         uint8_t virtio_queue_type;
55         uint32_t valid:1;
56         uint32_t desc_tunnel_offload_type:1;
57         uint32_t eth_frame_offload_type:1;
58         uint32_t virtio_version_1_0:1;
59         uint32_t tso_ipv4:1;
60         uint32_t tso_ipv6:1;
61         uint32_t tx_csum:1;
62         uint32_t rx_csum:1;
63         uint32_t event_mode:3;
64         uint32_t log_doorbell_stride:5;
65         uint32_t log_doorbell_bar_size:5;
66         uint32_t max_num_virtio_queues;
67         struct {
68                 uint32_t a;
69                 uint32_t b;
70         } umems[3];
71         uint64_t doorbell_bar_offset;
72 };
73
74 /* HCA supports this number of time periods for LRO. */
75 #define MLX5_LRO_NUM_SUPP_PERIODS 4
76
77 /* HCA attributes. */
78 struct mlx5_hca_attr {
79         uint32_t eswitch_manager:1;
80         uint32_t flow_counters_dump:1;
81         uint32_t log_max_rqt_size:5;
82         uint8_t flow_counter_bulk_alloc_bitmap;
83         uint32_t eth_net_offloads:1;
84         uint32_t eth_virt:1;
85         uint32_t wqe_vlan_insert:1;
86         uint32_t wqe_inline_mode:2;
87         uint32_t vport_inline_mode:3;
88         uint32_t tunnel_stateless_geneve_rx:1;
89         uint32_t geneve_max_opt_len:1; /* 0x0: 14DW, 0x1: 63DW */
90         uint32_t tunnel_stateless_gtp:1;
91         uint32_t lro_cap:1;
92         uint32_t tunnel_lro_gre:1;
93         uint32_t tunnel_lro_vxlan:1;
94         uint32_t lro_max_msg_sz_mode:2;
95         uint32_t lro_timer_supported_periods[MLX5_LRO_NUM_SUPP_PERIODS];
96         uint32_t flex_parser_protocols;
97         uint32_t hairpin:1;
98         uint32_t log_max_hairpin_queues:5;
99         uint32_t log_max_hairpin_wq_data_sz:5;
100         uint32_t log_max_hairpin_num_packets:5;
101         uint32_t vhca_id:16;
102         struct mlx5_hca_qos_attr qos;
103         struct mlx5_hca_vdpa_attr vdpa;
104 };
105
106 struct mlx5_devx_wq_attr {
107         uint32_t wq_type:4;
108         uint32_t wq_signature:1;
109         uint32_t end_padding_mode:2;
110         uint32_t cd_slave:1;
111         uint32_t hds_skip_first_sge:1;
112         uint32_t log2_hds_buf_size:3;
113         uint32_t page_offset:5;
114         uint32_t lwm:16;
115         uint32_t pd:24;
116         uint32_t uar_page:24;
117         uint64_t dbr_addr;
118         uint32_t hw_counter;
119         uint32_t sw_counter;
120         uint32_t log_wq_stride:4;
121         uint32_t log_wq_pg_sz:5;
122         uint32_t log_wq_sz:5;
123         uint32_t dbr_umem_valid:1;
124         uint32_t wq_umem_valid:1;
125         uint32_t log_hairpin_num_packets:5;
126         uint32_t log_hairpin_data_sz:5;
127         uint32_t single_wqe_log_num_of_strides:4;
128         uint32_t two_byte_shift_en:1;
129         uint32_t single_stride_log_num_of_bytes:3;
130         uint32_t dbr_umem_id;
131         uint32_t wq_umem_id;
132         uint64_t wq_umem_offset;
133 };
134
135 /* Create RQ attributes structure, used by create RQ operation. */
136 struct mlx5_devx_create_rq_attr {
137         uint32_t rlky:1;
138         uint32_t delay_drop_en:1;
139         uint32_t scatter_fcs:1;
140         uint32_t vsd:1;
141         uint32_t mem_rq_type:4;
142         uint32_t state:4;
143         uint32_t flush_in_error_en:1;
144         uint32_t hairpin:1;
145         uint32_t user_index:24;
146         uint32_t cqn:24;
147         uint32_t counter_set_id:8;
148         uint32_t rmpn:24;
149         struct mlx5_devx_wq_attr wq_attr;
150 };
151
152 /* Modify RQ attributes structure, used by modify RQ operation. */
153 struct mlx5_devx_modify_rq_attr {
154         uint32_t rqn:24;
155         uint32_t rq_state:4; /* Current RQ state. */
156         uint32_t state:4; /* Required RQ state. */
157         uint32_t scatter_fcs:1;
158         uint32_t vsd:1;
159         uint32_t counter_set_id:8;
160         uint32_t hairpin_peer_sq:24;
161         uint32_t hairpin_peer_vhca:16;
162         uint64_t modify_bitmask;
163         uint32_t lwm:16; /* Contained WQ lwm. */
164 };
165
166 struct mlx5_rx_hash_field_select {
167         uint32_t l3_prot_type:1;
168         uint32_t l4_prot_type:1;
169         uint32_t selected_fields:30;
170 };
171
172 /* TIR attributes structure, used by TIR operations. */
173 struct mlx5_devx_tir_attr {
174         uint32_t disp_type:4;
175         uint32_t lro_timeout_period_usecs:16;
176         uint32_t lro_enable_mask:4;
177         uint32_t lro_max_msg_sz:8;
178         uint32_t inline_rqn:24;
179         uint32_t rx_hash_symmetric:1;
180         uint32_t tunneled_offload_en:1;
181         uint32_t indirect_table:24;
182         uint32_t rx_hash_fn:4;
183         uint32_t self_lb_block:2;
184         uint32_t transport_domain:24;
185         uint32_t rx_hash_toeplitz_key[10];
186         struct mlx5_rx_hash_field_select rx_hash_field_selector_outer;
187         struct mlx5_rx_hash_field_select rx_hash_field_selector_inner;
188 };
189
190 /* RQT attributes structure, used by RQT operations. */
191 struct mlx5_devx_rqt_attr {
192         uint8_t rq_type;
193         uint32_t rqt_max_size:16;
194         uint32_t rqt_actual_size:16;
195         uint32_t rq_list[];
196 };
197
198 /* TIS attributes structure. */
199 struct mlx5_devx_tis_attr {
200         uint32_t strict_lag_tx_port_affinity:1;
201         uint32_t tls_en:1;
202         uint32_t lag_tx_port_affinity:4;
203         uint32_t prio:4;
204         uint32_t transport_domain:24;
205 };
206
207 /* SQ attributes structure, used by SQ create operation. */
208 struct mlx5_devx_create_sq_attr {
209         uint32_t rlky:1;
210         uint32_t cd_master:1;
211         uint32_t fre:1;
212         uint32_t flush_in_error_en:1;
213         uint32_t allow_multi_pkt_send_wqe:1;
214         uint32_t min_wqe_inline_mode:3;
215         uint32_t state:4;
216         uint32_t reg_umr:1;
217         uint32_t allow_swp:1;
218         uint32_t hairpin:1;
219         uint32_t user_index:24;
220         uint32_t cqn:24;
221         uint32_t packet_pacing_rate_limit_index:16;
222         uint32_t tis_lst_sz:16;
223         uint32_t tis_num:24;
224         struct mlx5_devx_wq_attr wq_attr;
225 };
226
227 /* SQ attributes structure, used by SQ modify operation. */
228 struct mlx5_devx_modify_sq_attr {
229         uint32_t sq_state:4;
230         uint32_t state:4;
231         uint32_t hairpin_peer_rq:24;
232         uint32_t hairpin_peer_vhca:16;
233 };
234
235
236 /* CQ attributes structure, used by CQ operations. */
237 struct mlx5_devx_cq_attr {
238         uint32_t q_umem_valid:1;
239         uint32_t db_umem_valid:1;
240         uint32_t use_first_only:1;
241         uint32_t overrun_ignore:1;
242         uint32_t log_cq_size:5;
243         uint32_t log_page_size:5;
244         uint32_t uar_page_id;
245         uint32_t q_umem_id;
246         uint64_t q_umem_offset;
247         uint32_t db_umem_id;
248         uint64_t db_umem_offset;
249         uint32_t eqn;
250         uint64_t db_addr;
251 };
252
253 /* Virtq attributes structure, used by VIRTQ operations. */
254 struct mlx5_devx_virtq_attr {
255         uint16_t hw_available_index;
256         uint16_t hw_used_index;
257         uint16_t q_size;
258         uint32_t virtio_version_1_0:1;
259         uint32_t tso_ipv4:1;
260         uint32_t tso_ipv6:1;
261         uint32_t tx_csum:1;
262         uint32_t rx_csum:1;
263         uint32_t event_mode:3;
264         uint32_t state:4;
265         uint32_t dirty_bitmap_dump_enable:1;
266         uint32_t dirty_bitmap_mkey;
267         uint32_t dirty_bitmap_size;
268         uint32_t mkey;
269         uint32_t qp_id;
270         uint32_t queue_index;
271         uint32_t tis_id;
272         uint64_t dirty_bitmap_addr;
273         uint64_t type;
274         uint64_t desc_addr;
275         uint64_t used_addr;
276         uint64_t available_addr;
277         struct {
278                 uint32_t id;
279                 uint32_t size;
280                 uint64_t offset;
281         } umems[3];
282 };
283
284
285 struct mlx5_devx_qp_attr {
286         uint32_t pd:24;
287         uint32_t uar_index:24;
288         uint32_t cqn:24;
289         uint32_t log_page_size:5;
290         uint32_t rq_size:17; /* Must be power of 2. */
291         uint32_t log_rq_stride:3;
292         uint32_t sq_size:17; /* Must be power of 2. */
293         uint32_t dbr_umem_valid:1;
294         uint32_t dbr_umem_id;
295         uint64_t dbr_address;
296         uint32_t wq_umem_id;
297         uint64_t wq_umem_offset;
298 };
299
300 /* mlx5_devx_cmds.c */
301
302 struct mlx5_devx_obj *mlx5_devx_cmd_flow_counter_alloc(struct ibv_context *ctx,
303                                                        uint32_t bulk_sz);
304 int mlx5_devx_cmd_destroy(struct mlx5_devx_obj *obj);
305 int mlx5_devx_cmd_flow_counter_query(struct mlx5_devx_obj *dcs,
306                                      int clear, uint32_t n_counters,
307                                      uint64_t *pkts, uint64_t *bytes,
308                                      uint32_t mkey, void *addr,
309                                      struct mlx5dv_devx_cmd_comp *cmd_comp,
310                                      uint64_t async_id);
311 int mlx5_devx_cmd_query_hca_attr(struct ibv_context *ctx,
312                                  struct mlx5_hca_attr *attr);
313 struct mlx5_devx_obj *mlx5_devx_cmd_mkey_create(struct ibv_context *ctx,
314                                               struct mlx5_devx_mkey_attr *attr);
315 int mlx5_devx_get_out_command_status(void *out);
316 int mlx5_devx_cmd_qp_query_tis_td(struct ibv_qp *qp, uint32_t tis_num,
317                                   uint32_t *tis_td);
318 struct mlx5_devx_obj *mlx5_devx_cmd_create_rq(struct ibv_context *ctx,
319                                        struct mlx5_devx_create_rq_attr *rq_attr,
320                                        int socket);
321 int mlx5_devx_cmd_modify_rq(struct mlx5_devx_obj *rq,
322                             struct mlx5_devx_modify_rq_attr *rq_attr);
323 struct mlx5_devx_obj *mlx5_devx_cmd_create_tir(struct ibv_context *ctx,
324                                            struct mlx5_devx_tir_attr *tir_attr);
325 struct mlx5_devx_obj *mlx5_devx_cmd_create_rqt(struct ibv_context *ctx,
326                                            struct mlx5_devx_rqt_attr *rqt_attr);
327 struct mlx5_devx_obj *mlx5_devx_cmd_create_sq(struct ibv_context *ctx,
328                                       struct mlx5_devx_create_sq_attr *sq_attr);
329 int mlx5_devx_cmd_modify_sq(struct mlx5_devx_obj *sq,
330                             struct mlx5_devx_modify_sq_attr *sq_attr);
331 struct mlx5_devx_obj *mlx5_devx_cmd_create_tis(struct ibv_context *ctx,
332                                            struct mlx5_devx_tis_attr *tis_attr);
333 struct mlx5_devx_obj *mlx5_devx_cmd_create_td(struct ibv_context *ctx);
334 int mlx5_devx_cmd_flow_dump(void *fdb_domain, void *rx_domain, void *tx_domain,
335                             FILE *file);
336 struct mlx5_devx_obj *mlx5_devx_cmd_create_cq(struct ibv_context *ctx,
337                                               struct mlx5_devx_cq_attr *attr);
338 struct mlx5_devx_obj *mlx5_devx_cmd_create_virtq(struct ibv_context *ctx,
339                                              struct mlx5_devx_virtq_attr *attr);
340 int mlx5_devx_cmd_modify_virtq(struct mlx5_devx_obj *virtq_obj,
341                                struct mlx5_devx_virtq_attr *attr);
342 int mlx5_devx_cmd_query_virtq(struct mlx5_devx_obj *virtq_obj,
343                               struct mlx5_devx_virtq_attr *attr);
344 struct mlx5_devx_obj *mlx5_devx_cmd_create_qp(struct ibv_context *ctx,
345                                               struct mlx5_devx_qp_attr *attr);
346 int mlx5_devx_cmd_modify_qp_state(struct mlx5_devx_obj *qp,
347                                   uint32_t qp_st_mod_op, uint32_t remote_qp_id);
348 int mlx5_devx_cmd_modify_rqt(struct mlx5_devx_obj *rqt,
349                              struct mlx5_devx_rqt_attr *rqt_attr);
350
351 #endif /* RTE_PMD_MLX5_DEVX_CMDS_H_ */