common/sfc_efx/base: indicate support for TSO version 3
[dpdk.git] / drivers / common / sfc_efx / base / efx.h
1 /* SPDX-License-Identifier: BSD-3-Clause
2  *
3  * Copyright(c) 2019-2020 Xilinx, Inc.
4  * Copyright(c) 2006-2019 Solarflare Communications Inc.
5  */
6
7 #ifndef _SYS_EFX_H
8 #define _SYS_EFX_H
9
10 #include "efx_annote.h"
11 #include "efsys.h"
12 #include "efx_types.h"
13 #include "efx_check.h"
14 #include "efx_phy_ids.h"
15
16 #ifdef  __cplusplus
17 extern "C" {
18 #endif
19
20 #define EFX_STATIC_ASSERT(_cond)                \
21         ((void)sizeof (char[(_cond) ? 1 : -1]))
22
23 #define EFX_ARRAY_SIZE(_array)                  \
24         (sizeof (_array) / sizeof ((_array)[0]))
25
26 #define EFX_FIELD_OFFSET(_type, _field)         \
27         ((size_t)&(((_type *)0)->_field))
28
29 /* The macro expands divider twice */
30 #define EFX_DIV_ROUND_UP(_n, _d)                (((_n) + (_d) - 1) / (_d))
31
32 /* Round value up to the nearest power of two. */
33 #define EFX_P2ROUNDUP(_type, _value, _align)    \
34         (-(-(_type)(_value) & -(_type)(_align)))
35
36 /* Align value down to the nearest power of two. */
37 #define EFX_P2ALIGN(_type, _value, _align)      \
38         ((_type)(_value) & -(_type)(_align))
39
40 /* Test if value is power of 2 aligned. */
41 #define EFX_IS_P2ALIGNED(_type, _value, _align) \
42         ((((_type)(_value)) & ((_type)(_align) - 1)) == 0)
43
44 /* Return codes */
45
46 typedef __success(return == 0) int efx_rc_t;
47
48
49 /* Chip families */
50
51 typedef enum efx_family_e {
52         EFX_FAMILY_INVALID,
53         EFX_FAMILY_FALCON,      /* Obsolete and not supported */
54         EFX_FAMILY_SIENA,
55         EFX_FAMILY_HUNTINGTON,
56         EFX_FAMILY_MEDFORD,
57         EFX_FAMILY_MEDFORD2,
58         EFX_FAMILY_RIVERHEAD,
59         EFX_FAMILY_NTYPES
60 } efx_family_t;
61
62 LIBEFX_API
63 extern  __checkReturn   efx_rc_t
64 efx_family(
65         __in            uint16_t venid,
66         __in            uint16_t devid,
67         __out           efx_family_t *efp,
68         __out           unsigned int *membarp);
69
70
71 #define EFX_PCI_VENID_SFC                       0x1924
72 #define EFX_PCI_VENID_XILINX                    0x10EE
73
74 #define EFX_PCI_DEVID_FALCON                    0x0710  /* SFC4000 */
75
76 #define EFX_PCI_DEVID_BETHPAGE                  0x0803  /* SFC9020 */
77 #define EFX_PCI_DEVID_SIENA                     0x0813  /* SFL9021 */
78 #define EFX_PCI_DEVID_SIENA_F1_UNINIT           0x0810
79
80 #define EFX_PCI_DEVID_HUNTINGTON_PF_UNINIT      0x0901
81 #define EFX_PCI_DEVID_FARMINGDALE               0x0903  /* SFC9120 PF */
82 #define EFX_PCI_DEVID_GREENPORT                 0x0923  /* SFC9140 PF */
83
84 #define EFX_PCI_DEVID_FARMINGDALE_VF            0x1903  /* SFC9120 VF */
85 #define EFX_PCI_DEVID_GREENPORT_VF              0x1923  /* SFC9140 VF */
86
87 #define EFX_PCI_DEVID_MEDFORD_PF_UNINIT         0x0913
88 #define EFX_PCI_DEVID_MEDFORD                   0x0A03  /* SFC9240 PF */
89 #define EFX_PCI_DEVID_MEDFORD_VF                0x1A03  /* SFC9240 VF */
90
91 #define EFX_PCI_DEVID_MEDFORD2_PF_UNINIT        0x0B13
92 #define EFX_PCI_DEVID_MEDFORD2                  0x0B03  /* SFC9250 PF */
93 #define EFX_PCI_DEVID_MEDFORD2_VF               0x1B03  /* SFC9250 VF */
94
95 #define EFX_PCI_DEVID_RIVERHEAD                 0x0100
96 #define EFX_PCI_DEVID_RIVERHEAD_VF              0x1100
97
98 #define EFX_MEM_BAR_SIENA                       2
99
100 #define EFX_MEM_BAR_HUNTINGTON_PF               2
101 #define EFX_MEM_BAR_HUNTINGTON_VF               0
102
103 #define EFX_MEM_BAR_MEDFORD_PF                  2
104 #define EFX_MEM_BAR_MEDFORD_VF                  0
105
106 #define EFX_MEM_BAR_MEDFORD2                    0
107
108 /* FIXME Fix it when memory bar is fixed in FPGA image. It must be 0. */
109 #define EFX_MEM_BAR_RIVERHEAD                   2
110
111
112 /* Error codes */
113
114 enum {
115         EFX_ERR_INVALID,
116         EFX_ERR_SRAM_OOB,
117         EFX_ERR_BUFID_DC_OOB,
118         EFX_ERR_MEM_PERR,
119         EFX_ERR_RBUF_OWN,
120         EFX_ERR_TBUF_OWN,
121         EFX_ERR_RDESQ_OWN,
122         EFX_ERR_TDESQ_OWN,
123         EFX_ERR_EVQ_OWN,
124         EFX_ERR_EVFF_OFLO,
125         EFX_ERR_ILL_ADDR,
126         EFX_ERR_SRAM_PERR,
127         EFX_ERR_NCODES
128 };
129
130 /* Calculate the IEEE 802.3 CRC32 of a MAC addr */
131 LIBEFX_API
132 extern  __checkReturn           uint32_t
133 efx_crc32_calculate(
134         __in                    uint32_t crc_init,
135         __in_ecount(length)     uint8_t const *input,
136         __in                    int length);
137
138
139 /* Type prototypes */
140
141 typedef struct efx_rxq_s        efx_rxq_t;
142
143 /* NIC */
144
145 typedef struct efx_nic_s        efx_nic_t;
146
147 LIBEFX_API
148 extern  __checkReturn   efx_rc_t
149 efx_nic_create(
150         __in            efx_family_t family,
151         __in            efsys_identifier_t *esip,
152         __in            efsys_bar_t *esbp,
153         __in            efsys_lock_t *eslp,
154         __deref_out     efx_nic_t **enpp);
155
156 /* EFX_FW_VARIANT codes map one to one on MC_CMD_FW codes */
157 typedef enum efx_fw_variant_e {
158         EFX_FW_VARIANT_FULL_FEATURED,
159         EFX_FW_VARIANT_LOW_LATENCY,
160         EFX_FW_VARIANT_PACKED_STREAM,
161         EFX_FW_VARIANT_HIGH_TX_RATE,
162         EFX_FW_VARIANT_PACKED_STREAM_HASH_MODE_1,
163         EFX_FW_VARIANT_RULES_ENGINE,
164         EFX_FW_VARIANT_DPDK,
165         EFX_FW_VARIANT_DONT_CARE = 0xffffffff
166 } efx_fw_variant_t;
167
168 LIBEFX_API
169 extern  __checkReturn   efx_rc_t
170 efx_nic_probe(
171         __in            efx_nic_t *enp,
172         __in            efx_fw_variant_t efv);
173
174 LIBEFX_API
175 extern  __checkReturn   efx_rc_t
176 efx_nic_init(
177         __in            efx_nic_t *enp);
178
179 LIBEFX_API
180 extern  __checkReturn   efx_rc_t
181 efx_nic_reset(
182         __in            efx_nic_t *enp);
183
184 LIBEFX_API
185 extern  __checkReturn   boolean_t
186 efx_nic_hw_unavailable(
187         __in            efx_nic_t *enp);
188
189 LIBEFX_API
190 extern                  void
191 efx_nic_set_hw_unavailable(
192         __in            efx_nic_t *enp);
193
194 #if EFSYS_OPT_DIAG
195
196 LIBEFX_API
197 extern  __checkReturn   efx_rc_t
198 efx_nic_register_test(
199         __in            efx_nic_t *enp);
200
201 #endif  /* EFSYS_OPT_DIAG */
202
203 LIBEFX_API
204 extern          void
205 efx_nic_fini(
206         __in            efx_nic_t *enp);
207
208 LIBEFX_API
209 extern          void
210 efx_nic_unprobe(
211         __in            efx_nic_t *enp);
212
213 LIBEFX_API
214 extern          void
215 efx_nic_destroy(
216         __in    efx_nic_t *enp);
217
218 #define EFX_PCIE_LINK_SPEED_GEN1                1
219 #define EFX_PCIE_LINK_SPEED_GEN2                2
220 #define EFX_PCIE_LINK_SPEED_GEN3                3
221
222 typedef enum efx_pcie_link_performance_e {
223         EFX_PCIE_LINK_PERFORMANCE_UNKNOWN_BANDWIDTH,
224         EFX_PCIE_LINK_PERFORMANCE_SUBOPTIMAL_BANDWIDTH,
225         EFX_PCIE_LINK_PERFORMANCE_SUBOPTIMAL_LATENCY,
226         EFX_PCIE_LINK_PERFORMANCE_OPTIMAL
227 } efx_pcie_link_performance_t;
228
229 LIBEFX_API
230 extern  __checkReturn   efx_rc_t
231 efx_nic_calculate_pcie_link_bandwidth(
232         __in            uint32_t pcie_link_width,
233         __in            uint32_t pcie_link_gen,
234         __out           uint32_t *bandwidth_mbpsp);
235
236 LIBEFX_API
237 extern  __checkReturn   efx_rc_t
238 efx_nic_check_pcie_link_speed(
239         __in            efx_nic_t *enp,
240         __in            uint32_t pcie_link_width,
241         __in            uint32_t pcie_link_gen,
242         __out           efx_pcie_link_performance_t *resultp);
243
244 #if EFSYS_OPT_MCDI
245
246 #if EFSYS_OPT_RIVERHEAD || EFX_OPTS_EF10()
247 /* EF10 architecture and Riverhead NICs require MCDIv2 commands */
248 #define WITH_MCDI_V2 1
249 #endif
250
251 typedef struct efx_mcdi_req_s efx_mcdi_req_t;
252
253 typedef enum efx_mcdi_exception_e {
254         EFX_MCDI_EXCEPTION_MC_REBOOT,
255         EFX_MCDI_EXCEPTION_MC_BADASSERT,
256 } efx_mcdi_exception_t;
257
258 #if EFSYS_OPT_MCDI_LOGGING
259 typedef enum efx_log_msg_e {
260         EFX_LOG_INVALID,
261         EFX_LOG_MCDI_REQUEST,
262         EFX_LOG_MCDI_RESPONSE,
263 } efx_log_msg_t;
264 #endif /* EFSYS_OPT_MCDI_LOGGING */
265
266 typedef struct efx_mcdi_transport_s {
267         void            *emt_context;
268         efsys_mem_t     *emt_dma_mem;
269         void            (*emt_execute)(void *, efx_mcdi_req_t *);
270         void            (*emt_ev_cpl)(void *);
271         void            (*emt_exception)(void *, efx_mcdi_exception_t);
272 #if EFSYS_OPT_MCDI_LOGGING
273         void            (*emt_logger)(void *, efx_log_msg_t,
274                                         void *, size_t, void *, size_t);
275 #endif /* EFSYS_OPT_MCDI_LOGGING */
276 #if EFSYS_OPT_MCDI_PROXY_AUTH
277         void            (*emt_ev_proxy_response)(void *, uint32_t, efx_rc_t);
278 #endif /* EFSYS_OPT_MCDI_PROXY_AUTH */
279 #if EFSYS_OPT_MCDI_PROXY_AUTH_SERVER
280         void            (*emt_ev_proxy_request)(void *, uint32_t);
281 #endif /* EFSYS_OPT_MCDI_PROXY_AUTH_SERVER */
282 } efx_mcdi_transport_t;
283
284 LIBEFX_API
285 extern  __checkReturn   efx_rc_t
286 efx_mcdi_init(
287         __in            efx_nic_t *enp,
288         __in            const efx_mcdi_transport_t *mtp);
289
290 LIBEFX_API
291 extern  __checkReturn   efx_rc_t
292 efx_mcdi_reboot(
293         __in            efx_nic_t *enp);
294
295 LIBEFX_API
296 extern                  void
297 efx_mcdi_new_epoch(
298         __in            efx_nic_t *enp);
299
300 LIBEFX_API
301 extern                  void
302 efx_mcdi_get_timeout(
303         __in            efx_nic_t *enp,
304         __in            efx_mcdi_req_t *emrp,
305         __out           uint32_t *usec_timeoutp);
306
307 LIBEFX_API
308 extern                  void
309 efx_mcdi_request_start(
310         __in            efx_nic_t *enp,
311         __in            efx_mcdi_req_t *emrp,
312         __in            boolean_t ev_cpl);
313
314 LIBEFX_API
315 extern  __checkReturn   boolean_t
316 efx_mcdi_request_poll(
317         __in            efx_nic_t *enp);
318
319 LIBEFX_API
320 extern  __checkReturn   boolean_t
321 efx_mcdi_request_abort(
322         __in            efx_nic_t *enp);
323
324 LIBEFX_API
325 extern                  void
326 efx_mcdi_fini(
327         __in            efx_nic_t *enp);
328
329 #endif  /* EFSYS_OPT_MCDI */
330
331 /* INTR */
332
333 #define EFX_NINTR_SIENA 1024
334
335 typedef enum efx_intr_type_e {
336         EFX_INTR_INVALID = 0,
337         EFX_INTR_LINE,
338         EFX_INTR_MESSAGE,
339         EFX_INTR_NTYPES
340 } efx_intr_type_t;
341
342 #define EFX_INTR_SIZE   (sizeof (efx_oword_t))
343
344 LIBEFX_API
345 extern  __checkReturn   efx_rc_t
346 efx_intr_init(
347         __in            efx_nic_t *enp,
348         __in            efx_intr_type_t type,
349         __in_opt        efsys_mem_t *esmp);
350
351 LIBEFX_API
352 extern                  void
353 efx_intr_enable(
354         __in            efx_nic_t *enp);
355
356 LIBEFX_API
357 extern                  void
358 efx_intr_disable(
359         __in            efx_nic_t *enp);
360
361 LIBEFX_API
362 extern                  void
363 efx_intr_disable_unlocked(
364         __in            efx_nic_t *enp);
365
366 #define EFX_INTR_NEVQS  32
367
368 LIBEFX_API
369 extern  __checkReturn   efx_rc_t
370 efx_intr_trigger(
371         __in            efx_nic_t *enp,
372         __in            unsigned int level);
373
374 LIBEFX_API
375 extern                  void
376 efx_intr_status_line(
377         __in            efx_nic_t *enp,
378         __out           boolean_t *fatalp,
379         __out           uint32_t *maskp);
380
381 LIBEFX_API
382 extern                  void
383 efx_intr_status_message(
384         __in            efx_nic_t *enp,
385         __in            unsigned int message,
386         __out           boolean_t *fatalp);
387
388 LIBEFX_API
389 extern                  void
390 efx_intr_fatal(
391         __in            efx_nic_t *enp);
392
393 LIBEFX_API
394 extern                  void
395 efx_intr_fini(
396         __in            efx_nic_t *enp);
397
398 /* MAC */
399
400 #if EFSYS_OPT_MAC_STATS
401
402 /* START MKCONFIG GENERATED EfxHeaderMacBlock ea466a9bc8789994 */
403 typedef enum efx_mac_stat_e {
404         EFX_MAC_RX_OCTETS,
405         EFX_MAC_RX_PKTS,
406         EFX_MAC_RX_UNICST_PKTS,
407         EFX_MAC_RX_MULTICST_PKTS,
408         EFX_MAC_RX_BRDCST_PKTS,
409         EFX_MAC_RX_PAUSE_PKTS,
410         EFX_MAC_RX_LE_64_PKTS,
411         EFX_MAC_RX_65_TO_127_PKTS,
412         EFX_MAC_RX_128_TO_255_PKTS,
413         EFX_MAC_RX_256_TO_511_PKTS,
414         EFX_MAC_RX_512_TO_1023_PKTS,
415         EFX_MAC_RX_1024_TO_15XX_PKTS,
416         EFX_MAC_RX_GE_15XX_PKTS,
417         EFX_MAC_RX_ERRORS,
418         EFX_MAC_RX_FCS_ERRORS,
419         EFX_MAC_RX_DROP_EVENTS,
420         EFX_MAC_RX_FALSE_CARRIER_ERRORS,
421         EFX_MAC_RX_SYMBOL_ERRORS,
422         EFX_MAC_RX_ALIGN_ERRORS,
423         EFX_MAC_RX_INTERNAL_ERRORS,
424         EFX_MAC_RX_JABBER_PKTS,
425         EFX_MAC_RX_LANE0_CHAR_ERR,
426         EFX_MAC_RX_LANE1_CHAR_ERR,
427         EFX_MAC_RX_LANE2_CHAR_ERR,
428         EFX_MAC_RX_LANE3_CHAR_ERR,
429         EFX_MAC_RX_LANE0_DISP_ERR,
430         EFX_MAC_RX_LANE1_DISP_ERR,
431         EFX_MAC_RX_LANE2_DISP_ERR,
432         EFX_MAC_RX_LANE3_DISP_ERR,
433         EFX_MAC_RX_MATCH_FAULT,
434         EFX_MAC_RX_NODESC_DROP_CNT,
435         EFX_MAC_TX_OCTETS,
436         EFX_MAC_TX_PKTS,
437         EFX_MAC_TX_UNICST_PKTS,
438         EFX_MAC_TX_MULTICST_PKTS,
439         EFX_MAC_TX_BRDCST_PKTS,
440         EFX_MAC_TX_PAUSE_PKTS,
441         EFX_MAC_TX_LE_64_PKTS,
442         EFX_MAC_TX_65_TO_127_PKTS,
443         EFX_MAC_TX_128_TO_255_PKTS,
444         EFX_MAC_TX_256_TO_511_PKTS,
445         EFX_MAC_TX_512_TO_1023_PKTS,
446         EFX_MAC_TX_1024_TO_15XX_PKTS,
447         EFX_MAC_TX_GE_15XX_PKTS,
448         EFX_MAC_TX_ERRORS,
449         EFX_MAC_TX_SGL_COL_PKTS,
450         EFX_MAC_TX_MULT_COL_PKTS,
451         EFX_MAC_TX_EX_COL_PKTS,
452         EFX_MAC_TX_LATE_COL_PKTS,
453         EFX_MAC_TX_DEF_PKTS,
454         EFX_MAC_TX_EX_DEF_PKTS,
455         EFX_MAC_PM_TRUNC_BB_OVERFLOW,
456         EFX_MAC_PM_DISCARD_BB_OVERFLOW,
457         EFX_MAC_PM_TRUNC_VFIFO_FULL,
458         EFX_MAC_PM_DISCARD_VFIFO_FULL,
459         EFX_MAC_PM_TRUNC_QBB,
460         EFX_MAC_PM_DISCARD_QBB,
461         EFX_MAC_PM_DISCARD_MAPPING,
462         EFX_MAC_RXDP_Q_DISABLED_PKTS,
463         EFX_MAC_RXDP_DI_DROPPED_PKTS,
464         EFX_MAC_RXDP_STREAMING_PKTS,
465         EFX_MAC_RXDP_HLB_FETCH,
466         EFX_MAC_RXDP_HLB_WAIT,
467         EFX_MAC_VADAPTER_RX_UNICAST_PACKETS,
468         EFX_MAC_VADAPTER_RX_UNICAST_BYTES,
469         EFX_MAC_VADAPTER_RX_MULTICAST_PACKETS,
470         EFX_MAC_VADAPTER_RX_MULTICAST_BYTES,
471         EFX_MAC_VADAPTER_RX_BROADCAST_PACKETS,
472         EFX_MAC_VADAPTER_RX_BROADCAST_BYTES,
473         EFX_MAC_VADAPTER_RX_BAD_PACKETS,
474         EFX_MAC_VADAPTER_RX_BAD_BYTES,
475         EFX_MAC_VADAPTER_RX_OVERFLOW,
476         EFX_MAC_VADAPTER_TX_UNICAST_PACKETS,
477         EFX_MAC_VADAPTER_TX_UNICAST_BYTES,
478         EFX_MAC_VADAPTER_TX_MULTICAST_PACKETS,
479         EFX_MAC_VADAPTER_TX_MULTICAST_BYTES,
480         EFX_MAC_VADAPTER_TX_BROADCAST_PACKETS,
481         EFX_MAC_VADAPTER_TX_BROADCAST_BYTES,
482         EFX_MAC_VADAPTER_TX_BAD_PACKETS,
483         EFX_MAC_VADAPTER_TX_BAD_BYTES,
484         EFX_MAC_VADAPTER_TX_OVERFLOW,
485         EFX_MAC_FEC_UNCORRECTED_ERRORS,
486         EFX_MAC_FEC_CORRECTED_ERRORS,
487         EFX_MAC_FEC_CORRECTED_SYMBOLS_LANE0,
488         EFX_MAC_FEC_CORRECTED_SYMBOLS_LANE1,
489         EFX_MAC_FEC_CORRECTED_SYMBOLS_LANE2,
490         EFX_MAC_FEC_CORRECTED_SYMBOLS_LANE3,
491         EFX_MAC_CTPIO_VI_BUSY_FALLBACK,
492         EFX_MAC_CTPIO_LONG_WRITE_SUCCESS,
493         EFX_MAC_CTPIO_MISSING_DBELL_FAIL,
494         EFX_MAC_CTPIO_OVERFLOW_FAIL,
495         EFX_MAC_CTPIO_UNDERFLOW_FAIL,
496         EFX_MAC_CTPIO_TIMEOUT_FAIL,
497         EFX_MAC_CTPIO_NONCONTIG_WR_FAIL,
498         EFX_MAC_CTPIO_FRM_CLOBBER_FAIL,
499         EFX_MAC_CTPIO_INVALID_WR_FAIL,
500         EFX_MAC_CTPIO_VI_CLOBBER_FALLBACK,
501         EFX_MAC_CTPIO_UNQUALIFIED_FALLBACK,
502         EFX_MAC_CTPIO_RUNT_FALLBACK,
503         EFX_MAC_CTPIO_SUCCESS,
504         EFX_MAC_CTPIO_FALLBACK,
505         EFX_MAC_CTPIO_POISON,
506         EFX_MAC_CTPIO_ERASE,
507         EFX_MAC_RXDP_SCATTER_DISABLED_TRUNC,
508         EFX_MAC_RXDP_HLB_IDLE,
509         EFX_MAC_RXDP_HLB_TIMEOUT,
510         EFX_MAC_NSTATS
511 } efx_mac_stat_t;
512
513 /* END MKCONFIG GENERATED EfxHeaderMacBlock */
514
515 #endif  /* EFSYS_OPT_MAC_STATS */
516
517 typedef enum efx_link_mode_e {
518         EFX_LINK_UNKNOWN = 0,
519         EFX_LINK_DOWN,
520         EFX_LINK_10HDX,
521         EFX_LINK_10FDX,
522         EFX_LINK_100HDX,
523         EFX_LINK_100FDX,
524         EFX_LINK_1000HDX,
525         EFX_LINK_1000FDX,
526         EFX_LINK_10000FDX,
527         EFX_LINK_40000FDX,
528         EFX_LINK_25000FDX,
529         EFX_LINK_50000FDX,
530         EFX_LINK_100000FDX,
531         EFX_LINK_NMODES
532 } efx_link_mode_t;
533
534 #define EFX_MAC_ADDR_LEN 6
535
536 #define EFX_VNI_OR_VSID_LEN 3
537
538 #define EFX_MAC_ADDR_IS_MULTICAST(_address) (((uint8_t *)_address)[0] & 0x01)
539
540 #define EFX_MAC_MULTICAST_LIST_MAX      256
541
542 #define EFX_MAC_SDU_MAX 9202
543
544 #define EFX_MAC_PDU_ADJUSTMENT                                  \
545         (/* EtherII */ 14                                       \
546             + /* VLAN */ 4                                      \
547             + /* CRC */ 4                                       \
548             + /* bug16011 */ 16)                                \
549
550 #define EFX_MAC_PDU(_sdu)                                       \
551         EFX_P2ROUNDUP(size_t, (_sdu) + EFX_MAC_PDU_ADJUSTMENT, 8)
552
553 /*
554  * Due to the EFX_P2ROUNDUP in EFX_MAC_PDU(), EFX_MAC_SDU_FROM_PDU() may give
555  * the SDU rounded up slightly.
556  */
557 #define EFX_MAC_SDU_FROM_PDU(_pdu)      ((_pdu) - EFX_MAC_PDU_ADJUSTMENT)
558
559 #define EFX_MAC_PDU_MIN 60
560 #define EFX_MAC_PDU_MAX EFX_MAC_PDU(EFX_MAC_SDU_MAX)
561
562 LIBEFX_API
563 extern  __checkReturn   efx_rc_t
564 efx_mac_pdu_get(
565         __in            efx_nic_t *enp,
566         __out           size_t *pdu);
567
568 LIBEFX_API
569 extern  __checkReturn   efx_rc_t
570 efx_mac_pdu_set(
571         __in            efx_nic_t *enp,
572         __in            size_t pdu);
573
574 LIBEFX_API
575 extern  __checkReturn   efx_rc_t
576 efx_mac_addr_set(
577         __in            efx_nic_t *enp,
578         __in            uint8_t *addr);
579
580 LIBEFX_API
581 extern  __checkReturn                   efx_rc_t
582 efx_mac_filter_set(
583         __in                            efx_nic_t *enp,
584         __in                            boolean_t all_unicst,
585         __in                            boolean_t mulcst,
586         __in                            boolean_t all_mulcst,
587         __in                            boolean_t brdcst);
588
589 LIBEFX_API
590 extern                                  void
591 efx_mac_filter_get_all_ucast_mcast(
592         __in                            efx_nic_t *enp,
593         __out                           boolean_t *all_unicst,
594         __out                           boolean_t *all_mulcst);
595
596 LIBEFX_API
597 extern  __checkReturn   efx_rc_t
598 efx_mac_multicast_list_set(
599         __in                            efx_nic_t *enp,
600         __in_ecount(6*count)            uint8_t const *addrs,
601         __in                            int count);
602
603 LIBEFX_API
604 extern  __checkReturn   efx_rc_t
605 efx_mac_filter_default_rxq_set(
606         __in            efx_nic_t *enp,
607         __in            efx_rxq_t *erp,
608         __in            boolean_t using_rss);
609
610 LIBEFX_API
611 extern                  void
612 efx_mac_filter_default_rxq_clear(
613         __in            efx_nic_t *enp);
614
615 LIBEFX_API
616 extern  __checkReturn   efx_rc_t
617 efx_mac_drain(
618         __in            efx_nic_t *enp,
619         __in            boolean_t enabled);
620
621 LIBEFX_API
622 extern  __checkReturn   efx_rc_t
623 efx_mac_up(
624         __in            efx_nic_t *enp,
625         __out           boolean_t *mac_upp);
626
627 #define EFX_FCNTL_RESPOND       0x00000001
628 #define EFX_FCNTL_GENERATE      0x00000002
629
630 LIBEFX_API
631 extern  __checkReturn   efx_rc_t
632 efx_mac_fcntl_set(
633         __in            efx_nic_t *enp,
634         __in            unsigned int fcntl,
635         __in            boolean_t autoneg);
636
637 LIBEFX_API
638 extern                  void
639 efx_mac_fcntl_get(
640         __in            efx_nic_t *enp,
641         __out           unsigned int *fcntl_wantedp,
642         __out           unsigned int *fcntl_linkp);
643
644
645 #if EFSYS_OPT_MAC_STATS
646
647 #if EFSYS_OPT_NAMES
648
649 LIBEFX_API
650 extern  __checkReturn                   const char *
651 efx_mac_stat_name(
652         __in                            efx_nic_t *enp,
653         __in                            unsigned int id);
654
655 #endif  /* EFSYS_OPT_NAMES */
656
657 #define EFX_MAC_STATS_MASK_BITS_PER_PAGE        (8 * sizeof (uint32_t))
658
659 #define EFX_MAC_STATS_MASK_NPAGES                               \
660         (EFX_P2ROUNDUP(uint32_t, EFX_MAC_NSTATS,                \
661                        EFX_MAC_STATS_MASK_BITS_PER_PAGE) /      \
662             EFX_MAC_STATS_MASK_BITS_PER_PAGE)
663
664 /*
665  * Get mask of MAC statistics supported by the hardware.
666  *
667  * If mask_size is insufficient to return the mask, EINVAL error is
668  * returned. EFX_MAC_STATS_MASK_NPAGES multiplied by size of the page
669  * (which is sizeof (uint32_t)) is sufficient.
670  */
671 LIBEFX_API
672 extern  __checkReturn                   efx_rc_t
673 efx_mac_stats_get_mask(
674         __in                            efx_nic_t *enp,
675         __out_bcount(mask_size)         uint32_t *maskp,
676         __in                            size_t mask_size);
677
678 #define EFX_MAC_STAT_SUPPORTED(_mask, _stat)    \
679         ((_mask)[(_stat) / EFX_MAC_STATS_MASK_BITS_PER_PAGE] &  \
680             (1ULL << ((_stat) & (EFX_MAC_STATS_MASK_BITS_PER_PAGE - 1))))
681
682
683 LIBEFX_API
684 extern  __checkReturn                   efx_rc_t
685 efx_mac_stats_clear(
686         __in                            efx_nic_t *enp);
687
688 /*
689  * Upload mac statistics supported by the hardware into the given buffer.
690  *
691  * The DMA buffer must be 4Kbyte aligned and sized to hold at least
692  * efx_nic_cfg_t::enc_mac_stats_nstats 64bit counters.
693  *
694  * The hardware will only DMA statistics that it understands (of course).
695  * Drivers should not make any assumptions about which statistics are
696  * supported, especially when the statistics are generated by firmware.
697  *
698  * Thus, drivers should zero this buffer before use, so that not-understood
699  * statistics read back as zero.
700  */
701 LIBEFX_API
702 extern  __checkReturn                   efx_rc_t
703 efx_mac_stats_upload(
704         __in                            efx_nic_t *enp,
705         __in                            efsys_mem_t *esmp);
706
707 LIBEFX_API
708 extern  __checkReturn                   efx_rc_t
709 efx_mac_stats_periodic(
710         __in                            efx_nic_t *enp,
711         __in                            efsys_mem_t *esmp,
712         __in                            uint16_t period_ms,
713         __in                            boolean_t events);
714
715 LIBEFX_API
716 extern  __checkReturn                   efx_rc_t
717 efx_mac_stats_update(
718         __in                            efx_nic_t *enp,
719         __in                            efsys_mem_t *esmp,
720         __inout_ecount(EFX_MAC_NSTATS)  efsys_stat_t *stat,
721         __inout_opt                     uint32_t *generationp);
722
723 #endif  /* EFSYS_OPT_MAC_STATS */
724
725 /* MON */
726
727 typedef enum efx_mon_type_e {
728         EFX_MON_INVALID = 0,
729         EFX_MON_SFC90X0,
730         EFX_MON_SFC91X0,
731         EFX_MON_SFC92X0,
732         EFX_MON_NTYPES
733 } efx_mon_type_t;
734
735 #if EFSYS_OPT_NAMES
736
737 LIBEFX_API
738 extern          const char *
739 efx_mon_name(
740         __in    efx_nic_t *enp);
741
742 #endif  /* EFSYS_OPT_NAMES */
743
744 LIBEFX_API
745 extern  __checkReturn   efx_rc_t
746 efx_mon_init(
747         __in            efx_nic_t *enp);
748
749 #if EFSYS_OPT_MON_STATS
750
751 #define EFX_MON_STATS_PAGE_SIZE 0x100
752 #define EFX_MON_MASK_ELEMENT_SIZE 32
753
754 /* START MKCONFIG GENERATED MonitorHeaderStatsBlock 78b65c8d5af9747b */
755 typedef enum efx_mon_stat_e {
756         EFX_MON_STAT_CONTROLLER_TEMP,
757         EFX_MON_STAT_PHY_COMMON_TEMP,
758         EFX_MON_STAT_CONTROLLER_COOLING,
759         EFX_MON_STAT_PHY0_TEMP,
760         EFX_MON_STAT_PHY0_COOLING,
761         EFX_MON_STAT_PHY1_TEMP,
762         EFX_MON_STAT_PHY1_COOLING,
763         EFX_MON_STAT_IN_1V0,
764         EFX_MON_STAT_IN_1V2,
765         EFX_MON_STAT_IN_1V8,
766         EFX_MON_STAT_IN_2V5,
767         EFX_MON_STAT_IN_3V3,
768         EFX_MON_STAT_IN_12V0,
769         EFX_MON_STAT_IN_1V2A,
770         EFX_MON_STAT_IN_VREF,
771         EFX_MON_STAT_OUT_VAOE,
772         EFX_MON_STAT_AOE_TEMP,
773         EFX_MON_STAT_PSU_AOE_TEMP,
774         EFX_MON_STAT_PSU_TEMP,
775         EFX_MON_STAT_FAN_0,
776         EFX_MON_STAT_FAN_1,
777         EFX_MON_STAT_FAN_2,
778         EFX_MON_STAT_FAN_3,
779         EFX_MON_STAT_FAN_4,
780         EFX_MON_STAT_IN_VAOE,
781         EFX_MON_STAT_OUT_IAOE,
782         EFX_MON_STAT_IN_IAOE,
783         EFX_MON_STAT_NIC_POWER,
784         EFX_MON_STAT_IN_0V9,
785         EFX_MON_STAT_IN_I0V9,
786         EFX_MON_STAT_IN_I1V2,
787         EFX_MON_STAT_IN_0V9_ADC,
788         EFX_MON_STAT_CONTROLLER_2_TEMP,
789         EFX_MON_STAT_VREG_INTERNAL_TEMP,
790         EFX_MON_STAT_VREG_0V9_TEMP,
791         EFX_MON_STAT_VREG_1V2_TEMP,
792         EFX_MON_STAT_CONTROLLER_VPTAT,
793         EFX_MON_STAT_CONTROLLER_INTERNAL_TEMP,
794         EFX_MON_STAT_CONTROLLER_VPTAT_EXTADC,
795         EFX_MON_STAT_CONTROLLER_INTERNAL_TEMP_EXTADC,
796         EFX_MON_STAT_AMBIENT_TEMP,
797         EFX_MON_STAT_AIRFLOW,
798         EFX_MON_STAT_VDD08D_VSS08D_CSR,
799         EFX_MON_STAT_VDD08D_VSS08D_CSR_EXTADC,
800         EFX_MON_STAT_HOTPOINT_TEMP,
801         EFX_MON_STAT_PHY_POWER_PORT0,
802         EFX_MON_STAT_PHY_POWER_PORT1,
803         EFX_MON_STAT_MUM_VCC,
804         EFX_MON_STAT_IN_0V9_A,
805         EFX_MON_STAT_IN_I0V9_A,
806         EFX_MON_STAT_VREG_0V9_A_TEMP,
807         EFX_MON_STAT_IN_0V9_B,
808         EFX_MON_STAT_IN_I0V9_B,
809         EFX_MON_STAT_VREG_0V9_B_TEMP,
810         EFX_MON_STAT_CCOM_AVREG_1V2_SUPPLY,
811         EFX_MON_STAT_CCOM_AVREG_1V2_SUPPLY_EXTADC,
812         EFX_MON_STAT_CCOM_AVREG_1V8_SUPPLY,
813         EFX_MON_STAT_CCOM_AVREG_1V8_SUPPLY_EXTADC,
814         EFX_MON_STAT_CONTROLLER_MASTER_VPTAT,
815         EFX_MON_STAT_CONTROLLER_MASTER_INTERNAL_TEMP,
816         EFX_MON_STAT_CONTROLLER_MASTER_VPTAT_EXTADC,
817         EFX_MON_STAT_CONTROLLER_MASTER_INTERNAL_TEMP_EXTADC,
818         EFX_MON_STAT_CONTROLLER_SLAVE_VPTAT,
819         EFX_MON_STAT_CONTROLLER_SLAVE_INTERNAL_TEMP,
820         EFX_MON_STAT_CONTROLLER_SLAVE_VPTAT_EXTADC,
821         EFX_MON_STAT_CONTROLLER_SLAVE_INTERNAL_TEMP_EXTADC,
822         EFX_MON_STAT_SODIMM_VOUT,
823         EFX_MON_STAT_SODIMM_0_TEMP,
824         EFX_MON_STAT_SODIMM_1_TEMP,
825         EFX_MON_STAT_PHY0_VCC,
826         EFX_MON_STAT_PHY1_VCC,
827         EFX_MON_STAT_CONTROLLER_TDIODE_TEMP,
828         EFX_MON_STAT_BOARD_FRONT_TEMP,
829         EFX_MON_STAT_BOARD_BACK_TEMP,
830         EFX_MON_STAT_IN_I1V8,
831         EFX_MON_STAT_IN_I2V5,
832         EFX_MON_STAT_IN_I3V3,
833         EFX_MON_STAT_IN_I12V0,
834         EFX_MON_STAT_IN_1V3,
835         EFX_MON_STAT_IN_I1V3,
836         EFX_MON_NSTATS
837 } efx_mon_stat_t;
838
839 /* END MKCONFIG GENERATED MonitorHeaderStatsBlock */
840
841 typedef enum efx_mon_stat_state_e {
842         EFX_MON_STAT_STATE_OK = 0,
843         EFX_MON_STAT_STATE_WARNING = 1,
844         EFX_MON_STAT_STATE_FATAL = 2,
845         EFX_MON_STAT_STATE_BROKEN = 3,
846         EFX_MON_STAT_STATE_NO_READING = 4,
847 } efx_mon_stat_state_t;
848
849 typedef enum efx_mon_stat_unit_e {
850         EFX_MON_STAT_UNIT_UNKNOWN = 0,
851         EFX_MON_STAT_UNIT_BOOL,
852         EFX_MON_STAT_UNIT_TEMP_C,
853         EFX_MON_STAT_UNIT_VOLTAGE_MV,
854         EFX_MON_STAT_UNIT_CURRENT_MA,
855         EFX_MON_STAT_UNIT_POWER_W,
856         EFX_MON_STAT_UNIT_RPM,
857         EFX_MON_NUNITS
858 } efx_mon_stat_unit_t;
859
860 typedef struct efx_mon_stat_value_s {
861         uint16_t                emsv_value;
862         efx_mon_stat_state_t    emsv_state;
863         efx_mon_stat_unit_t     emsv_unit;
864 } efx_mon_stat_value_t;
865
866 typedef struct efx_mon_limit_value_s {
867         uint16_t                        emlv_warning_min;
868         uint16_t                        emlv_warning_max;
869         uint16_t                        emlv_fatal_min;
870         uint16_t                        emlv_fatal_max;
871 } efx_mon_stat_limits_t;
872
873 typedef enum efx_mon_stat_portmask_e {
874         EFX_MON_STAT_PORTMAP_NONE = 0,
875         EFX_MON_STAT_PORTMAP_PORT0 = 1,
876         EFX_MON_STAT_PORTMAP_PORT1 = 2,
877         EFX_MON_STAT_PORTMAP_PORT2 = 3,
878         EFX_MON_STAT_PORTMAP_PORT3 = 4,
879         EFX_MON_STAT_PORTMAP_ALL = (-1),
880         EFX_MON_STAT_PORTMAP_UNKNOWN = (-2)
881 } efx_mon_stat_portmask_t;
882
883 #if EFSYS_OPT_NAMES
884
885 LIBEFX_API
886 extern                                  const char *
887 efx_mon_stat_name(
888         __in                            efx_nic_t *enp,
889         __in                            efx_mon_stat_t id);
890
891 LIBEFX_API
892 extern                                  const char *
893 efx_mon_stat_description(
894         __in                            efx_nic_t *enp,
895         __in                            efx_mon_stat_t id);
896
897 #endif  /* EFSYS_OPT_NAMES */
898
899 LIBEFX_API
900 extern  __checkReturn                   boolean_t
901 efx_mon_mcdi_to_efx_stat(
902         __in                            int mcdi_index,
903         __out                           efx_mon_stat_t *statp);
904
905 LIBEFX_API
906 extern  __checkReturn                   boolean_t
907 efx_mon_get_stat_unit(
908         __in                            efx_mon_stat_t stat,
909         __out                           efx_mon_stat_unit_t *unitp);
910
911 LIBEFX_API
912 extern  __checkReturn                   boolean_t
913 efx_mon_get_stat_portmap(
914         __in                            efx_mon_stat_t stat,
915         __out                           efx_mon_stat_portmask_t *maskp);
916
917 LIBEFX_API
918 extern  __checkReturn                   efx_rc_t
919 efx_mon_stats_update(
920         __in                            efx_nic_t *enp,
921         __in                            efsys_mem_t *esmp,
922         __inout_ecount(EFX_MON_NSTATS)  efx_mon_stat_value_t *values);
923
924 LIBEFX_API
925 extern  __checkReturn                   efx_rc_t
926 efx_mon_limits_update(
927         __in                            efx_nic_t *enp,
928         __inout_ecount(EFX_MON_NSTATS)  efx_mon_stat_limits_t *values);
929
930 #endif  /* EFSYS_OPT_MON_STATS */
931
932 LIBEFX_API
933 extern          void
934 efx_mon_fini(
935         __in    efx_nic_t *enp);
936
937 /* PHY */
938
939 LIBEFX_API
940 extern  __checkReturn   efx_rc_t
941 efx_phy_verify(
942         __in            efx_nic_t *enp);
943
944 #if EFSYS_OPT_PHY_LED_CONTROL
945
946 typedef enum efx_phy_led_mode_e {
947         EFX_PHY_LED_DEFAULT = 0,
948         EFX_PHY_LED_OFF,
949         EFX_PHY_LED_ON,
950         EFX_PHY_LED_FLASH,
951         EFX_PHY_LED_NMODES
952 } efx_phy_led_mode_t;
953
954 LIBEFX_API
955 extern  __checkReturn   efx_rc_t
956 efx_phy_led_set(
957         __in    efx_nic_t *enp,
958         __in    efx_phy_led_mode_t mode);
959
960 #endif  /* EFSYS_OPT_PHY_LED_CONTROL */
961
962 LIBEFX_API
963 extern  __checkReturn   efx_rc_t
964 efx_port_init(
965         __in            efx_nic_t *enp);
966
967 #if EFSYS_OPT_LOOPBACK
968
969 typedef enum efx_loopback_type_e {
970         EFX_LOOPBACK_OFF = 0,
971         EFX_LOOPBACK_DATA = 1,
972         EFX_LOOPBACK_GMAC = 2,
973         EFX_LOOPBACK_XGMII = 3,
974         EFX_LOOPBACK_XGXS = 4,
975         EFX_LOOPBACK_XAUI = 5,
976         EFX_LOOPBACK_GMII = 6,
977         EFX_LOOPBACK_SGMII = 7,
978         EFX_LOOPBACK_XGBR = 8,
979         EFX_LOOPBACK_XFI = 9,
980         EFX_LOOPBACK_XAUI_FAR = 10,
981         EFX_LOOPBACK_GMII_FAR = 11,
982         EFX_LOOPBACK_SGMII_FAR = 12,
983         EFX_LOOPBACK_XFI_FAR = 13,
984         EFX_LOOPBACK_GPHY = 14,
985         EFX_LOOPBACK_PHY_XS = 15,
986         EFX_LOOPBACK_PCS = 16,
987         EFX_LOOPBACK_PMA_PMD = 17,
988         EFX_LOOPBACK_XPORT = 18,
989         EFX_LOOPBACK_XGMII_WS = 19,
990         EFX_LOOPBACK_XAUI_WS = 20,
991         EFX_LOOPBACK_XAUI_WS_FAR = 21,
992         EFX_LOOPBACK_XAUI_WS_NEAR = 22,
993         EFX_LOOPBACK_GMII_WS = 23,
994         EFX_LOOPBACK_XFI_WS = 24,
995         EFX_LOOPBACK_XFI_WS_FAR = 25,
996         EFX_LOOPBACK_PHYXS_WS = 26,
997         EFX_LOOPBACK_PMA_INT = 27,
998         EFX_LOOPBACK_SD_NEAR = 28,
999         EFX_LOOPBACK_SD_FAR = 29,
1000         EFX_LOOPBACK_PMA_INT_WS = 30,
1001         EFX_LOOPBACK_SD_FEP2_WS = 31,
1002         EFX_LOOPBACK_SD_FEP1_5_WS = 32,
1003         EFX_LOOPBACK_SD_FEP_WS = 33,
1004         EFX_LOOPBACK_SD_FES_WS = 34,
1005         EFX_LOOPBACK_AOE_INT_NEAR = 35,
1006         EFX_LOOPBACK_DATA_WS = 36,
1007         EFX_LOOPBACK_FORCE_EXT_LINK = 37,
1008         EFX_LOOPBACK_NTYPES
1009 } efx_loopback_type_t;
1010
1011 typedef enum efx_loopback_kind_e {
1012         EFX_LOOPBACK_KIND_OFF = 0,
1013         EFX_LOOPBACK_KIND_ALL,
1014         EFX_LOOPBACK_KIND_MAC,
1015         EFX_LOOPBACK_KIND_PHY,
1016         EFX_LOOPBACK_NKINDS
1017 } efx_loopback_kind_t;
1018
1019 LIBEFX_API
1020 extern                  void
1021 efx_loopback_mask(
1022         __in    efx_loopback_kind_t loopback_kind,
1023         __out   efx_qword_t *maskp);
1024
1025 LIBEFX_API
1026 extern  __checkReturn   efx_rc_t
1027 efx_port_loopback_set(
1028         __in    efx_nic_t *enp,
1029         __in    efx_link_mode_t link_mode,
1030         __in    efx_loopback_type_t type);
1031
1032 #if EFSYS_OPT_NAMES
1033
1034 LIBEFX_API
1035 extern  __checkReturn   const char *
1036 efx_loopback_type_name(
1037         __in            efx_nic_t *enp,
1038         __in            efx_loopback_type_t type);
1039
1040 #endif  /* EFSYS_OPT_NAMES */
1041
1042 #endif  /* EFSYS_OPT_LOOPBACK */
1043
1044 LIBEFX_API
1045 extern  __checkReturn   efx_rc_t
1046 efx_port_poll(
1047         __in            efx_nic_t *enp,
1048         __out_opt       efx_link_mode_t *link_modep);
1049
1050 LIBEFX_API
1051 extern          void
1052 efx_port_fini(
1053         __in    efx_nic_t *enp);
1054
1055 typedef enum efx_phy_cap_type_e {
1056         EFX_PHY_CAP_INVALID = 0,
1057         EFX_PHY_CAP_10HDX,
1058         EFX_PHY_CAP_10FDX,
1059         EFX_PHY_CAP_100HDX,
1060         EFX_PHY_CAP_100FDX,
1061         EFX_PHY_CAP_1000HDX,
1062         EFX_PHY_CAP_1000FDX,
1063         EFX_PHY_CAP_10000FDX,
1064         EFX_PHY_CAP_PAUSE,
1065         EFX_PHY_CAP_ASYM,
1066         EFX_PHY_CAP_AN,
1067         EFX_PHY_CAP_40000FDX,
1068         EFX_PHY_CAP_DDM,
1069         EFX_PHY_CAP_100000FDX,
1070         EFX_PHY_CAP_25000FDX,
1071         EFX_PHY_CAP_50000FDX,
1072         EFX_PHY_CAP_BASER_FEC,
1073         EFX_PHY_CAP_BASER_FEC_REQUESTED,
1074         EFX_PHY_CAP_RS_FEC,
1075         EFX_PHY_CAP_RS_FEC_REQUESTED,
1076         EFX_PHY_CAP_25G_BASER_FEC,
1077         EFX_PHY_CAP_25G_BASER_FEC_REQUESTED,
1078         EFX_PHY_CAP_NTYPES
1079 } efx_phy_cap_type_t;
1080
1081
1082 #define EFX_PHY_CAP_CURRENT     0x00000000
1083 #define EFX_PHY_CAP_DEFAULT     0x00000001
1084 #define EFX_PHY_CAP_PERM        0x00000002
1085
1086 LIBEFX_API
1087 extern          void
1088 efx_phy_adv_cap_get(
1089         __in            efx_nic_t *enp,
1090         __in            uint32_t flag,
1091         __out           uint32_t *maskp);
1092
1093 LIBEFX_API
1094 extern  __checkReturn   efx_rc_t
1095 efx_phy_adv_cap_set(
1096         __in            efx_nic_t *enp,
1097         __in            uint32_t mask);
1098
1099 LIBEFX_API
1100 extern                  void
1101 efx_phy_lp_cap_get(
1102         __in            efx_nic_t *enp,
1103         __out           uint32_t *maskp);
1104
1105 LIBEFX_API
1106 extern  __checkReturn   efx_rc_t
1107 efx_phy_oui_get(
1108         __in            efx_nic_t *enp,
1109         __out           uint32_t *ouip);
1110
1111 typedef enum efx_phy_media_type_e {
1112         EFX_PHY_MEDIA_INVALID = 0,
1113         EFX_PHY_MEDIA_XAUI,
1114         EFX_PHY_MEDIA_CX4,
1115         EFX_PHY_MEDIA_KX4,
1116         EFX_PHY_MEDIA_XFP,
1117         EFX_PHY_MEDIA_SFP_PLUS,
1118         EFX_PHY_MEDIA_BASE_T,
1119         EFX_PHY_MEDIA_QSFP_PLUS,
1120         EFX_PHY_MEDIA_NTYPES
1121 } efx_phy_media_type_t;
1122
1123 /*
1124  * Get the type of medium currently used.  If the board has ports for
1125  * modules, a module is present, and we recognise the media type of
1126  * the module, then this will be the media type of the module.
1127  * Otherwise it will be the media type of the port.
1128  */
1129 LIBEFX_API
1130 extern                  void
1131 efx_phy_media_type_get(
1132         __in            efx_nic_t *enp,
1133         __out           efx_phy_media_type_t *typep);
1134
1135 /*
1136  * 2-wire device address of the base information in accordance with SFF-8472
1137  * Diagnostic Monitoring Interface for Optical Transceivers section
1138  * 4 Memory Organization.
1139  */
1140 #define EFX_PHY_MEDIA_INFO_DEV_ADDR_SFP_BASE    0xA0
1141
1142 /*
1143  * 2-wire device address of the digital diagnostics monitoring interface
1144  * in accordance with SFF-8472 Diagnostic Monitoring Interface for Optical
1145  * Transceivers section 4 Memory Organization.
1146  */
1147 #define EFX_PHY_MEDIA_INFO_DEV_ADDR_SFP_DDM     0xA2
1148
1149 /*
1150  * Hard wired 2-wire device address for QSFP+ in accordance with SFF-8436
1151  * QSFP+ 10 Gbs 4X PLUGGABLE TRANSCEIVER section 7.4 Device Addressing and
1152  * Operation.
1153  */
1154 #define EFX_PHY_MEDIA_INFO_DEV_ADDR_QSFP        0xA0
1155
1156 /*
1157  * Maximum accessible data offset for PHY module information.
1158  */
1159 #define EFX_PHY_MEDIA_INFO_MAX_OFFSET           0x100
1160
1161
1162 LIBEFX_API
1163 extern  __checkReturn           efx_rc_t
1164 efx_phy_module_get_info(
1165         __in                    efx_nic_t *enp,
1166         __in                    uint8_t dev_addr,
1167         __in                    size_t offset,
1168         __in                    size_t len,
1169         __out_bcount(len)       uint8_t *data);
1170
1171 #if EFSYS_OPT_PHY_STATS
1172
1173 /* START MKCONFIG GENERATED PhyHeaderStatsBlock 30ed56ad501f8e36 */
1174 typedef enum efx_phy_stat_e {
1175         EFX_PHY_STAT_OUI,
1176         EFX_PHY_STAT_PMA_PMD_LINK_UP,
1177         EFX_PHY_STAT_PMA_PMD_RX_FAULT,
1178         EFX_PHY_STAT_PMA_PMD_TX_FAULT,
1179         EFX_PHY_STAT_PMA_PMD_REV_A,
1180         EFX_PHY_STAT_PMA_PMD_REV_B,
1181         EFX_PHY_STAT_PMA_PMD_REV_C,
1182         EFX_PHY_STAT_PMA_PMD_REV_D,
1183         EFX_PHY_STAT_PCS_LINK_UP,
1184         EFX_PHY_STAT_PCS_RX_FAULT,
1185         EFX_PHY_STAT_PCS_TX_FAULT,
1186         EFX_PHY_STAT_PCS_BER,
1187         EFX_PHY_STAT_PCS_BLOCK_ERRORS,
1188         EFX_PHY_STAT_PHY_XS_LINK_UP,
1189         EFX_PHY_STAT_PHY_XS_RX_FAULT,
1190         EFX_PHY_STAT_PHY_XS_TX_FAULT,
1191         EFX_PHY_STAT_PHY_XS_ALIGN,
1192         EFX_PHY_STAT_PHY_XS_SYNC_A,
1193         EFX_PHY_STAT_PHY_XS_SYNC_B,
1194         EFX_PHY_STAT_PHY_XS_SYNC_C,
1195         EFX_PHY_STAT_PHY_XS_SYNC_D,
1196         EFX_PHY_STAT_AN_LINK_UP,
1197         EFX_PHY_STAT_AN_MASTER,
1198         EFX_PHY_STAT_AN_LOCAL_RX_OK,
1199         EFX_PHY_STAT_AN_REMOTE_RX_OK,
1200         EFX_PHY_STAT_CL22EXT_LINK_UP,
1201         EFX_PHY_STAT_SNR_A,
1202         EFX_PHY_STAT_SNR_B,
1203         EFX_PHY_STAT_SNR_C,
1204         EFX_PHY_STAT_SNR_D,
1205         EFX_PHY_STAT_PMA_PMD_SIGNAL_A,
1206         EFX_PHY_STAT_PMA_PMD_SIGNAL_B,
1207         EFX_PHY_STAT_PMA_PMD_SIGNAL_C,
1208         EFX_PHY_STAT_PMA_PMD_SIGNAL_D,
1209         EFX_PHY_STAT_AN_COMPLETE,
1210         EFX_PHY_STAT_PMA_PMD_REV_MAJOR,
1211         EFX_PHY_STAT_PMA_PMD_REV_MINOR,
1212         EFX_PHY_STAT_PMA_PMD_REV_MICRO,
1213         EFX_PHY_STAT_PCS_FW_VERSION_0,
1214         EFX_PHY_STAT_PCS_FW_VERSION_1,
1215         EFX_PHY_STAT_PCS_FW_VERSION_2,
1216         EFX_PHY_STAT_PCS_FW_VERSION_3,
1217         EFX_PHY_STAT_PCS_FW_BUILD_YY,
1218         EFX_PHY_STAT_PCS_FW_BUILD_MM,
1219         EFX_PHY_STAT_PCS_FW_BUILD_DD,
1220         EFX_PHY_STAT_PCS_OP_MODE,
1221         EFX_PHY_NSTATS
1222 } efx_phy_stat_t;
1223
1224 /* END MKCONFIG GENERATED PhyHeaderStatsBlock */
1225
1226 #if EFSYS_OPT_NAMES
1227
1228 LIBEFX_API
1229 extern                                  const char *
1230 efx_phy_stat_name(
1231         __in                            efx_nic_t *enp,
1232         __in                            efx_phy_stat_t stat);
1233
1234 #endif  /* EFSYS_OPT_NAMES */
1235
1236 #define EFX_PHY_STATS_SIZE 0x100
1237
1238 LIBEFX_API
1239 extern  __checkReturn                   efx_rc_t
1240 efx_phy_stats_update(
1241         __in                            efx_nic_t *enp,
1242         __in                            efsys_mem_t *esmp,
1243         __inout_ecount(EFX_PHY_NSTATS)  uint32_t *stat);
1244
1245 #endif  /* EFSYS_OPT_PHY_STATS */
1246
1247
1248 #if EFSYS_OPT_BIST
1249
1250 typedef enum efx_bist_type_e {
1251         EFX_BIST_TYPE_UNKNOWN,
1252         EFX_BIST_TYPE_PHY_NORMAL,
1253         EFX_BIST_TYPE_PHY_CABLE_SHORT,
1254         EFX_BIST_TYPE_PHY_CABLE_LONG,
1255         EFX_BIST_TYPE_MC_MEM,   /* Test the MC DMEM and IMEM */
1256         EFX_BIST_TYPE_SAT_MEM,  /* Test the DMEM and IMEM of satellite cpus */
1257         EFX_BIST_TYPE_REG,      /* Test the register memories */
1258         EFX_BIST_TYPE_NTYPES,
1259 } efx_bist_type_t;
1260
1261 typedef enum efx_bist_result_e {
1262         EFX_BIST_RESULT_UNKNOWN,
1263         EFX_BIST_RESULT_RUNNING,
1264         EFX_BIST_RESULT_PASSED,
1265         EFX_BIST_RESULT_FAILED,
1266 } efx_bist_result_t;
1267
1268 typedef enum efx_phy_cable_status_e {
1269         EFX_PHY_CABLE_STATUS_OK,
1270         EFX_PHY_CABLE_STATUS_INVALID,
1271         EFX_PHY_CABLE_STATUS_OPEN,
1272         EFX_PHY_CABLE_STATUS_INTRAPAIRSHORT,
1273         EFX_PHY_CABLE_STATUS_INTERPAIRSHORT,
1274         EFX_PHY_CABLE_STATUS_BUSY,
1275 } efx_phy_cable_status_t;
1276
1277 typedef enum efx_bist_value_e {
1278         EFX_BIST_PHY_CABLE_LENGTH_A,
1279         EFX_BIST_PHY_CABLE_LENGTH_B,
1280         EFX_BIST_PHY_CABLE_LENGTH_C,
1281         EFX_BIST_PHY_CABLE_LENGTH_D,
1282         EFX_BIST_PHY_CABLE_STATUS_A,
1283         EFX_BIST_PHY_CABLE_STATUS_B,
1284         EFX_BIST_PHY_CABLE_STATUS_C,
1285         EFX_BIST_PHY_CABLE_STATUS_D,
1286         EFX_BIST_FAULT_CODE,
1287         /*
1288          * Memory BIST specific values. These match to the MC_CMD_BIST_POLL
1289          * response.
1290          */
1291         EFX_BIST_MEM_TEST,
1292         EFX_BIST_MEM_ADDR,
1293         EFX_BIST_MEM_BUS,
1294         EFX_BIST_MEM_EXPECT,
1295         EFX_BIST_MEM_ACTUAL,
1296         EFX_BIST_MEM_ECC,
1297         EFX_BIST_MEM_ECC_PARITY,
1298         EFX_BIST_MEM_ECC_FATAL,
1299         EFX_BIST_NVALUES,
1300 } efx_bist_value_t;
1301
1302 LIBEFX_API
1303 extern  __checkReturn           efx_rc_t
1304 efx_bist_enable_offline(
1305         __in                    efx_nic_t *enp);
1306
1307 LIBEFX_API
1308 extern  __checkReturn           efx_rc_t
1309 efx_bist_start(
1310         __in                    efx_nic_t *enp,
1311         __in                    efx_bist_type_t type);
1312
1313 LIBEFX_API
1314 extern  __checkReturn           efx_rc_t
1315 efx_bist_poll(
1316         __in                    efx_nic_t *enp,
1317         __in                    efx_bist_type_t type,
1318         __out                   efx_bist_result_t *resultp,
1319         __out_opt               uint32_t *value_maskp,
1320         __out_ecount_opt(count) unsigned long *valuesp,
1321         __in                    size_t count);
1322
1323 LIBEFX_API
1324 extern                          void
1325 efx_bist_stop(
1326         __in                    efx_nic_t *enp,
1327         __in                    efx_bist_type_t type);
1328
1329 #endif  /* EFSYS_OPT_BIST */
1330
1331 #define EFX_FEATURE_IPV6                0x00000001
1332 #define EFX_FEATURE_LFSR_HASH_INSERT    0x00000002
1333 #define EFX_FEATURE_LINK_EVENTS         0x00000004
1334 #define EFX_FEATURE_PERIODIC_MAC_STATS  0x00000008
1335 #define EFX_FEATURE_MCDI                0x00000020
1336 #define EFX_FEATURE_LOOKAHEAD_SPLIT     0x00000040
1337 #define EFX_FEATURE_MAC_HEADER_FILTERS  0x00000080
1338 #define EFX_FEATURE_TURBO               0x00000100
1339 #define EFX_FEATURE_MCDI_DMA            0x00000200
1340 #define EFX_FEATURE_TX_SRC_FILTERS      0x00000400
1341 #define EFX_FEATURE_PIO_BUFFERS         0x00000800
1342 #define EFX_FEATURE_FW_ASSISTED_TSO     0x00001000
1343 #define EFX_FEATURE_FW_ASSISTED_TSO_V2  0x00002000
1344 #define EFX_FEATURE_PACKED_STREAM       0x00004000
1345 #define EFX_FEATURE_TXQ_CKSUM_OP_DESC   0x00008000
1346
1347 typedef enum efx_tunnel_protocol_e {
1348         EFX_TUNNEL_PROTOCOL_NONE = 0,
1349         EFX_TUNNEL_PROTOCOL_VXLAN,
1350         EFX_TUNNEL_PROTOCOL_GENEVE,
1351         EFX_TUNNEL_PROTOCOL_NVGRE,
1352         EFX_TUNNEL_NPROTOS
1353 } efx_tunnel_protocol_t;
1354
1355 typedef enum efx_vi_window_shift_e {
1356         EFX_VI_WINDOW_SHIFT_INVALID = 0,
1357         EFX_VI_WINDOW_SHIFT_8K = 13,
1358         EFX_VI_WINDOW_SHIFT_16K = 14,
1359         EFX_VI_WINDOW_SHIFT_64K = 16,
1360 } efx_vi_window_shift_t;
1361
1362 typedef struct efx_nic_cfg_s {
1363         uint32_t                enc_board_type;
1364         uint32_t                enc_phy_type;
1365 #if EFSYS_OPT_NAMES
1366         char                    enc_phy_name[21];
1367 #endif
1368         char                    enc_phy_revision[21];
1369         efx_mon_type_t          enc_mon_type;
1370 #if EFSYS_OPT_MON_STATS
1371         uint32_t                enc_mon_stat_dma_buf_size;
1372         uint32_t                enc_mon_stat_mask[(EFX_MON_NSTATS + 31) / 32];
1373 #endif
1374         unsigned int            enc_features;
1375         efx_vi_window_shift_t   enc_vi_window_shift;
1376         uint8_t                 enc_mac_addr[6];
1377         uint8_t                 enc_port;       /* PHY port number */
1378         uint32_t                enc_intr_vec_base;
1379         uint32_t                enc_intr_limit;
1380         uint32_t                enc_evq_limit;
1381         uint32_t                enc_txq_limit;
1382         uint32_t                enc_rxq_limit;
1383         uint32_t                enc_evq_max_nevs;
1384         uint32_t                enc_evq_min_nevs;
1385         uint32_t                enc_rxq_max_ndescs;
1386         uint32_t                enc_rxq_min_ndescs;
1387         uint32_t                enc_txq_max_ndescs;
1388         uint32_t                enc_txq_min_ndescs;
1389         uint32_t                enc_buftbl_limit;
1390         uint32_t                enc_piobuf_limit;
1391         uint32_t                enc_piobuf_size;
1392         uint32_t                enc_piobuf_min_alloc_size;
1393         uint32_t                enc_evq_timer_quantum_ns;
1394         uint32_t                enc_evq_timer_max_us;
1395         uint32_t                enc_clk_mult;
1396         uint32_t                enc_ev_desc_size;
1397         uint32_t                enc_rx_desc_size;
1398         uint32_t                enc_tx_desc_size;
1399         uint32_t                enc_rx_prefix_size;
1400         uint32_t                enc_rx_buf_align_start;
1401         uint32_t                enc_rx_buf_align_end;
1402 #if EFSYS_OPT_RX_SCALE
1403         uint32_t                enc_rx_scale_max_exclusive_contexts;
1404         /*
1405          * Mask of supported hash algorithms.
1406          * Hash algorithm types are used as the bit indices.
1407          */
1408         uint32_t                enc_rx_scale_hash_alg_mask;
1409         /*
1410          * Indicates whether port numbers can be included to the
1411          * input data for hash computation.
1412          */
1413         boolean_t               enc_rx_scale_l4_hash_supported;
1414         boolean_t               enc_rx_scale_additional_modes_supported;
1415 #endif /* EFSYS_OPT_RX_SCALE */
1416 #if EFSYS_OPT_LOOPBACK
1417         efx_qword_t             enc_loopback_types[EFX_LINK_NMODES];
1418 #endif  /* EFSYS_OPT_LOOPBACK */
1419 #if EFSYS_OPT_PHY_FLAGS
1420         uint32_t                enc_phy_flags_mask;
1421 #endif  /* EFSYS_OPT_PHY_FLAGS */
1422 #if EFSYS_OPT_PHY_LED_CONTROL
1423         uint32_t                enc_led_mask;
1424 #endif  /* EFSYS_OPT_PHY_LED_CONTROL */
1425 #if EFSYS_OPT_PHY_STATS
1426         uint64_t                enc_phy_stat_mask;
1427 #endif  /* EFSYS_OPT_PHY_STATS */
1428 #if EFSYS_OPT_MCDI
1429         uint8_t                 enc_mcdi_mdio_channel;
1430 #if EFSYS_OPT_PHY_STATS
1431         uint32_t                enc_mcdi_phy_stat_mask;
1432 #endif  /* EFSYS_OPT_PHY_STATS */
1433 #if EFSYS_OPT_MON_STATS
1434         uint32_t                *enc_mcdi_sensor_maskp;
1435         uint32_t                enc_mcdi_sensor_mask_size;
1436 #endif  /* EFSYS_OPT_MON_STATS */
1437 #endif  /* EFSYS_OPT_MCDI */
1438 #if EFSYS_OPT_BIST
1439         uint32_t                enc_bist_mask;
1440 #endif  /* EFSYS_OPT_BIST */
1441 #if EFSYS_OPT_RIVERHEAD || EFX_OPTS_EF10()
1442         uint32_t                enc_pf;
1443         uint32_t                enc_vf;
1444         uint32_t                enc_privilege_mask;
1445 #endif /* EFSYS_OPT_RIVERHEAD || EFX_OPTS_EF10() */
1446         boolean_t               enc_evq_init_done_ev_supported;
1447         boolean_t               enc_bug26807_workaround;
1448         boolean_t               enc_bug35388_workaround;
1449         boolean_t               enc_bug41750_workaround;
1450         boolean_t               enc_bug61265_workaround;
1451         boolean_t               enc_bug61297_workaround;
1452         boolean_t               enc_rx_batching_enabled;
1453         /* Maximum number of descriptors completed in an rx event. */
1454         uint32_t                enc_rx_batch_max;
1455         /* Number of rx descriptors the hardware requires for a push. */
1456         uint32_t                enc_rx_push_align;
1457         /* Maximum amount of data in DMA descriptor */
1458         uint32_t                enc_tx_dma_desc_size_max;
1459         /*
1460          * Boundary which DMA descriptor data must not cross or 0 if no
1461          * limitation.
1462          */
1463         uint32_t                enc_tx_dma_desc_boundary;
1464         /*
1465          * Maximum number of bytes into the packet the TCP header can start for
1466          * the hardware to apply TSO packet edits.
1467          */
1468         uint32_t                enc_tx_tso_tcp_header_offset_limit;
1469         boolean_t               enc_fw_assisted_tso_enabled;
1470         boolean_t               enc_fw_assisted_tso_v2_enabled;
1471         boolean_t               enc_fw_assisted_tso_v2_encap_enabled;
1472         boolean_t               enc_tso_v3_enabled;
1473         /* Number of TSO contexts on the NIC (FATSOv2) */
1474         uint32_t                enc_fw_assisted_tso_v2_n_contexts;
1475         boolean_t               enc_hw_tx_insert_vlan_enabled;
1476         /* Number of PFs on the NIC */
1477         uint32_t                enc_hw_pf_count;
1478         /* Datapath firmware vadapter/vport/vswitch support */
1479         boolean_t               enc_datapath_cap_evb;
1480         /* Datapath firmware vport reconfigure support */
1481         boolean_t               enc_vport_reconfigure_supported;
1482         boolean_t               enc_rx_disable_scatter_supported;
1483         boolean_t               enc_allow_set_mac_with_installed_filters;
1484         boolean_t               enc_enhanced_set_mac_supported;
1485         boolean_t               enc_init_evq_v2_supported;
1486         boolean_t               enc_no_cont_ev_mode_supported;
1487         boolean_t               enc_init_rxq_with_buffer_size;
1488         boolean_t               enc_rx_packed_stream_supported;
1489         boolean_t               enc_rx_var_packed_stream_supported;
1490         boolean_t               enc_rx_es_super_buffer_supported;
1491         boolean_t               enc_fw_subvariant_no_tx_csum_supported;
1492         boolean_t               enc_pm_and_rxdp_counters;
1493         boolean_t               enc_mac_stats_40g_tx_size_bins;
1494         uint32_t                enc_tunnel_encapsulations_supported;
1495         /*
1496          * NIC global maximum for unique UDP tunnel ports shared by all
1497          * functions.
1498          */
1499         uint32_t                enc_tunnel_config_udp_entries_max;
1500         /* External port identifier */
1501         uint8_t                 enc_external_port;
1502         uint32_t                enc_mcdi_max_payload_length;
1503         /* VPD may be per-PF or global */
1504         boolean_t               enc_vpd_is_global;
1505         /* Minimum unidirectional bandwidth in Mb/s to max out all ports */
1506         uint32_t                enc_required_pcie_bandwidth_mbps;
1507         uint32_t                enc_max_pcie_link_gen;
1508         /* Firmware verifies integrity of NVRAM updates */
1509         boolean_t               enc_nvram_update_verify_result_supported;
1510         /* Firmware supports polled NVRAM updates on select partitions */
1511         boolean_t               enc_nvram_update_poll_verify_result_supported;
1512         /* Firmware accepts updates via the BUNDLE partition */
1513         boolean_t               enc_nvram_bundle_update_supported;
1514         /* Firmware support for extended MAC_STATS buffer */
1515         uint32_t                enc_mac_stats_nstats;
1516         boolean_t               enc_fec_counters;
1517         boolean_t               enc_hlb_counters;
1518         /* Firmware support for "FLAG" and "MARK" filter actions */
1519         boolean_t               enc_filter_action_flag_supported;
1520         boolean_t               enc_filter_action_mark_supported;
1521         uint32_t                enc_filter_action_mark_max;
1522         /* Port assigned to this PCI function */
1523         uint32_t                enc_assigned_port;
1524 } efx_nic_cfg_t;
1525
1526 #define EFX_VPORT_PCI_FUNCTION_IS_PF(configp) \
1527         ((configp)->evc_function == 0xffff)
1528
1529 #define EFX_PCI_FUNCTION_IS_PF(_encp)   ((_encp)->enc_vf == 0xffff)
1530 #define EFX_PCI_FUNCTION_IS_VF(_encp)   ((_encp)->enc_vf != 0xffff)
1531
1532 #define EFX_PCI_FUNCTION(_encp) \
1533         (EFX_PCI_FUNCTION_IS_PF(_encp) ? (_encp)->enc_pf : (_encp)->enc_vf)
1534
1535 #define EFX_PCI_VF_PARENT(_encp)        ((_encp)->enc_pf)
1536
1537 LIBEFX_API
1538 extern                  const efx_nic_cfg_t *
1539 efx_nic_cfg_get(
1540         __in            const efx_nic_t *enp);
1541
1542 /* RxDPCPU firmware id values by which FW variant can be identified */
1543 #define EFX_RXDP_FULL_FEATURED_FW_ID    0x0
1544 #define EFX_RXDP_LOW_LATENCY_FW_ID      0x1
1545 #define EFX_RXDP_PACKED_STREAM_FW_ID    0x2
1546 #define EFX_RXDP_RULES_ENGINE_FW_ID     0x5
1547 #define EFX_RXDP_DPDK_FW_ID             0x6
1548
1549 typedef struct efx_nic_fw_info_s {
1550         /* Basic FW version information */
1551         uint16_t        enfi_mc_fw_version[4];
1552         /*
1553          * If datapath capabilities can be detected,
1554          * additional FW information is to be shown
1555          */
1556         boolean_t       enfi_dpcpu_fw_ids_valid;
1557         /* Rx and Tx datapath CPU FW IDs */
1558         uint16_t        enfi_rx_dpcpu_fw_id;
1559         uint16_t        enfi_tx_dpcpu_fw_id;
1560 } efx_nic_fw_info_t;
1561
1562 LIBEFX_API
1563 extern  __checkReturn           efx_rc_t
1564 efx_nic_get_fw_version(
1565         __in                    efx_nic_t *enp,
1566         __out                   efx_nic_fw_info_t *enfip);
1567
1568 /* Driver resource limits (minimum required/maximum usable). */
1569 typedef struct efx_drv_limits_s {
1570         uint32_t        edl_min_evq_count;
1571         uint32_t        edl_max_evq_count;
1572
1573         uint32_t        edl_min_rxq_count;
1574         uint32_t        edl_max_rxq_count;
1575
1576         uint32_t        edl_min_txq_count;
1577         uint32_t        edl_max_txq_count;
1578
1579         /* PIO blocks (sub-allocated from piobuf) */
1580         uint32_t        edl_min_pio_alloc_size;
1581         uint32_t        edl_max_pio_alloc_count;
1582 } efx_drv_limits_t;
1583
1584 LIBEFX_API
1585 extern  __checkReturn   efx_rc_t
1586 efx_nic_set_drv_limits(
1587         __inout         efx_nic_t *enp,
1588         __in            efx_drv_limits_t *edlp);
1589
1590 /*
1591  * Register the OS driver version string for management agents
1592  * (e.g. via NC-SI). The content length is provided (i.e. no
1593  * NUL terminator). Use length 0 to indicate no version string
1594  * should be advertised. It is valid to set the version string
1595  * only before efx_nic_probe() is called.
1596  */
1597 LIBEFX_API
1598 extern  __checkReturn   efx_rc_t
1599 efx_nic_set_drv_version(
1600         __inout                 efx_nic_t *enp,
1601         __in_ecount(length)     char const *verp,
1602         __in                    size_t length);
1603
1604 typedef enum efx_nic_region_e {
1605         EFX_REGION_VI,                  /* Memory BAR UC mapping */
1606         EFX_REGION_PIO_WRITE_VI,        /* Memory BAR WC mapping */
1607 } efx_nic_region_t;
1608
1609 LIBEFX_API
1610 extern  __checkReturn   efx_rc_t
1611 efx_nic_get_bar_region(
1612         __in            efx_nic_t *enp,
1613         __in            efx_nic_region_t region,
1614         __out           uint32_t *offsetp,
1615         __out           size_t *sizep);
1616
1617 LIBEFX_API
1618 extern  __checkReturn   efx_rc_t
1619 efx_nic_get_vi_pool(
1620         __in            efx_nic_t *enp,
1621         __out           uint32_t *evq_countp,
1622         __out           uint32_t *rxq_countp,
1623         __out           uint32_t *txq_countp);
1624
1625
1626 #if EFSYS_OPT_VPD
1627
1628 typedef enum efx_vpd_tag_e {
1629         EFX_VPD_ID = 0x02,
1630         EFX_VPD_END = 0x0f,
1631         EFX_VPD_RO = 0x10,
1632         EFX_VPD_RW = 0x11,
1633 } efx_vpd_tag_t;
1634
1635 typedef uint16_t efx_vpd_keyword_t;
1636
1637 typedef struct efx_vpd_value_s {
1638         efx_vpd_tag_t           evv_tag;
1639         efx_vpd_keyword_t       evv_keyword;
1640         uint8_t                 evv_length;
1641         uint8_t                 evv_value[0x100];
1642 } efx_vpd_value_t;
1643
1644
1645 #define EFX_VPD_KEYWORD(x, y) ((x) | ((y) << 8))
1646
1647 LIBEFX_API
1648 extern  __checkReturn           efx_rc_t
1649 efx_vpd_init(
1650         __in                    efx_nic_t *enp);
1651
1652 LIBEFX_API
1653 extern  __checkReturn           efx_rc_t
1654 efx_vpd_size(
1655         __in                    efx_nic_t *enp,
1656         __out                   size_t *sizep);
1657
1658 LIBEFX_API
1659 extern  __checkReturn           efx_rc_t
1660 efx_vpd_read(
1661         __in                    efx_nic_t *enp,
1662         __out_bcount(size)      caddr_t data,
1663         __in                    size_t size);
1664
1665 LIBEFX_API
1666 extern  __checkReturn           efx_rc_t
1667 efx_vpd_verify(
1668         __in                    efx_nic_t *enp,
1669         __in_bcount(size)       caddr_t data,
1670         __in                    size_t size);
1671
1672 LIBEFX_API
1673 extern  __checkReturn           efx_rc_t
1674 efx_vpd_reinit(
1675         __in                    efx_nic_t *enp,
1676         __in_bcount(size)       caddr_t data,
1677         __in                    size_t size);
1678
1679 LIBEFX_API
1680 extern  __checkReturn           efx_rc_t
1681 efx_vpd_get(
1682         __in                    efx_nic_t *enp,
1683         __in_bcount(size)       caddr_t data,
1684         __in                    size_t size,
1685         __inout                 efx_vpd_value_t *evvp);
1686
1687 LIBEFX_API
1688 extern  __checkReturn           efx_rc_t
1689 efx_vpd_set(
1690         __in                    efx_nic_t *enp,
1691         __inout_bcount(size)    caddr_t data,
1692         __in                    size_t size,
1693         __in                    efx_vpd_value_t *evvp);
1694
1695 LIBEFX_API
1696 extern  __checkReturn           efx_rc_t
1697 efx_vpd_next(
1698         __in                    efx_nic_t *enp,
1699         __inout_bcount(size)    caddr_t data,
1700         __in                    size_t size,
1701         __out                   efx_vpd_value_t *evvp,
1702         __inout                 unsigned int *contp);
1703
1704 LIBEFX_API
1705 extern  __checkReturn           efx_rc_t
1706 efx_vpd_write(
1707         __in                    efx_nic_t *enp,
1708         __in_bcount(size)       caddr_t data,
1709         __in                    size_t size);
1710
1711 LIBEFX_API
1712 extern                          void
1713 efx_vpd_fini(
1714         __in                    efx_nic_t *enp);
1715
1716 #endif  /* EFSYS_OPT_VPD */
1717
1718 /* NVRAM */
1719
1720 #if EFSYS_OPT_NVRAM
1721
1722 typedef enum efx_nvram_type_e {
1723         EFX_NVRAM_INVALID = 0,
1724         EFX_NVRAM_BOOTROM,
1725         EFX_NVRAM_BOOTROM_CFG,
1726         EFX_NVRAM_MC_FIRMWARE,
1727         EFX_NVRAM_MC_GOLDEN,
1728         EFX_NVRAM_PHY,
1729         EFX_NVRAM_NULLPHY,
1730         EFX_NVRAM_FPGA,
1731         EFX_NVRAM_FCFW,
1732         EFX_NVRAM_CPLD,
1733         EFX_NVRAM_FPGA_BACKUP,
1734         EFX_NVRAM_DYNAMIC_CFG,
1735         EFX_NVRAM_LICENSE,
1736         EFX_NVRAM_UEFIROM,
1737         EFX_NVRAM_MUM_FIRMWARE,
1738         EFX_NVRAM_DYNCONFIG_DEFAULTS,
1739         EFX_NVRAM_ROMCONFIG_DEFAULTS,
1740         EFX_NVRAM_BUNDLE,
1741         EFX_NVRAM_BUNDLE_METADATA,
1742         EFX_NVRAM_NTYPES,
1743 } efx_nvram_type_t;
1744
1745 typedef struct efx_nvram_info_s {
1746         uint32_t eni_flags;
1747         uint32_t eni_partn_size;
1748         uint32_t eni_address;
1749         uint32_t eni_erase_size;
1750         uint32_t eni_write_size;
1751 } efx_nvram_info_t;
1752
1753 #define EFX_NVRAM_FLAG_READ_ONLY        (1 << 0)
1754
1755 LIBEFX_API
1756 extern  __checkReturn           efx_rc_t
1757 efx_nvram_init(
1758         __in                    efx_nic_t *enp);
1759
1760 #if EFSYS_OPT_DIAG
1761
1762 LIBEFX_API
1763 extern  __checkReturn           efx_rc_t
1764 efx_nvram_test(
1765         __in                    efx_nic_t *enp);
1766
1767 #endif  /* EFSYS_OPT_DIAG */
1768
1769 LIBEFX_API
1770 extern  __checkReturn           efx_rc_t
1771 efx_nvram_size(
1772         __in                    efx_nic_t *enp,
1773         __in                    efx_nvram_type_t type,
1774         __out                   size_t *sizep);
1775
1776 LIBEFX_API
1777 extern  __checkReturn           efx_rc_t
1778 efx_nvram_info(
1779         __in                    efx_nic_t *enp,
1780         __in                    efx_nvram_type_t type,
1781         __out                   efx_nvram_info_t *enip);
1782
1783 LIBEFX_API
1784 extern  __checkReturn           efx_rc_t
1785 efx_nvram_rw_start(
1786         __in                    efx_nic_t *enp,
1787         __in                    efx_nvram_type_t type,
1788         __out_opt               size_t *pref_chunkp);
1789
1790 LIBEFX_API
1791 extern  __checkReturn           efx_rc_t
1792 efx_nvram_rw_finish(
1793         __in                    efx_nic_t *enp,
1794         __in                    efx_nvram_type_t type,
1795         __out_opt               uint32_t *verify_resultp);
1796
1797 LIBEFX_API
1798 extern  __checkReturn           efx_rc_t
1799 efx_nvram_get_version(
1800         __in                    efx_nic_t *enp,
1801         __in                    efx_nvram_type_t type,
1802         __out                   uint32_t *subtypep,
1803         __out_ecount(4)         uint16_t version[4]);
1804
1805 LIBEFX_API
1806 extern  __checkReturn           efx_rc_t
1807 efx_nvram_read_chunk(
1808         __in                    efx_nic_t *enp,
1809         __in                    efx_nvram_type_t type,
1810         __in                    unsigned int offset,
1811         __out_bcount(size)      caddr_t data,
1812         __in                    size_t size);
1813
1814 LIBEFX_API
1815 extern  __checkReturn           efx_rc_t
1816 efx_nvram_read_backup(
1817         __in                    efx_nic_t *enp,
1818         __in                    efx_nvram_type_t type,
1819         __in                    unsigned int offset,
1820         __out_bcount(size)      caddr_t data,
1821         __in                    size_t size);
1822
1823 LIBEFX_API
1824 extern  __checkReturn           efx_rc_t
1825 efx_nvram_set_version(
1826         __in                    efx_nic_t *enp,
1827         __in                    efx_nvram_type_t type,
1828         __in_ecount(4)          uint16_t version[4]);
1829
1830 LIBEFX_API
1831 extern  __checkReturn           efx_rc_t
1832 efx_nvram_validate(
1833         __in                    efx_nic_t *enp,
1834         __in                    efx_nvram_type_t type,
1835         __in_bcount(partn_size) caddr_t partn_data,
1836         __in                    size_t partn_size);
1837
1838 LIBEFX_API
1839 extern   __checkReturn          efx_rc_t
1840 efx_nvram_erase(
1841         __in                    efx_nic_t *enp,
1842         __in                    efx_nvram_type_t type);
1843
1844 LIBEFX_API
1845 extern  __checkReturn           efx_rc_t
1846 efx_nvram_write_chunk(
1847         __in                    efx_nic_t *enp,
1848         __in                    efx_nvram_type_t type,
1849         __in                    unsigned int offset,
1850         __in_bcount(size)       caddr_t data,
1851         __in                    size_t size);
1852
1853 LIBEFX_API
1854 extern                          void
1855 efx_nvram_fini(
1856         __in                    efx_nic_t *enp);
1857
1858 #endif  /* EFSYS_OPT_NVRAM */
1859
1860 #if EFSYS_OPT_BOOTCFG
1861
1862 /* Report size and offset of bootcfg sector in NVRAM partition. */
1863 LIBEFX_API
1864 extern  __checkReturn           efx_rc_t
1865 efx_bootcfg_sector_info(
1866         __in                    efx_nic_t *enp,
1867         __in                    uint32_t pf,
1868         __out_opt               uint32_t *sector_countp,
1869         __out                   size_t *offsetp,
1870         __out                   size_t *max_sizep);
1871
1872 /*
1873  * Copy bootcfg sector data to a target buffer which may differ in size.
1874  * Optionally corrects format errors in source buffer.
1875  */
1876 LIBEFX_API
1877 extern                          efx_rc_t
1878 efx_bootcfg_copy_sector(
1879         __in                    efx_nic_t *enp,
1880         __inout_bcount(sector_length)
1881                                 uint8_t *sector,
1882         __in                    size_t sector_length,
1883         __out_bcount(data_size) uint8_t *data,
1884         __in                    size_t data_size,
1885         __in                    boolean_t handle_format_errors);
1886
1887 LIBEFX_API
1888 extern                          efx_rc_t
1889 efx_bootcfg_read(
1890         __in                    efx_nic_t *enp,
1891         __out_bcount(size)      uint8_t *data,
1892         __in                    size_t size);
1893
1894 LIBEFX_API
1895 extern                          efx_rc_t
1896 efx_bootcfg_write(
1897         __in                    efx_nic_t *enp,
1898         __in_bcount(size)       uint8_t *data,
1899         __in                    size_t size);
1900
1901
1902 /*
1903  * Processing routines for buffers arranged in the DHCP/BOOTP option format
1904  * (see https://tools.ietf.org/html/rfc1533)
1905  *
1906  * Summarising the format: the buffer is a sequence of options. All options
1907  * begin with a tag octet, which uniquely identifies the option.  Fixed-
1908  * length options without data consist of only a tag octet.  Only options PAD
1909  * (0) and END (255) are fixed length.  All other options are variable-length
1910  * with a length octet following the tag octet.  The value of the length
1911  * octet does not include the two octets specifying the tag and length.  The
1912  * length octet is followed by "length" octets of data.
1913  *
1914  * Option data may be a sequence of sub-options in the same format. The data
1915  * content of the encapsulating option is one or more encapsulated sub-options,
1916  * with no terminating END tag is required.
1917  *
1918  * To be valid, the top-level sequence of options should be terminated by an
1919  * END tag. The buffer should be padded with the PAD byte.
1920  *
1921  * When stored to NVRAM, the DHCP option format buffer is preceded by a
1922  * checksum octet. The full buffer (including after the END tag) contributes
1923  * to the checksum, hence the need to fill the buffer to the end with PAD.
1924  */
1925
1926 #define EFX_DHCP_END ((uint8_t)0xff)
1927 #define EFX_DHCP_PAD ((uint8_t)0)
1928
1929 #define EFX_DHCP_ENCAP_OPT(encapsulator, encapsulated) \
1930   (uint16_t)(((encapsulator) << 8) | (encapsulated))
1931
1932 LIBEFX_API
1933 extern  __checkReturn           uint8_t
1934 efx_dhcp_csum(
1935         __in_bcount(size)       uint8_t const *data,
1936         __in                    size_t size);
1937
1938 LIBEFX_API
1939 extern  __checkReturn           efx_rc_t
1940 efx_dhcp_verify(
1941         __in_bcount(size)       uint8_t const *data,
1942         __in                    size_t size,
1943         __out_opt               size_t *usedp);
1944
1945 LIBEFX_API
1946 extern  __checkReturn   efx_rc_t
1947 efx_dhcp_find_tag(
1948         __in_bcount(buffer_length)      uint8_t *bufferp,
1949         __in                            size_t buffer_length,
1950         __in                            uint16_t opt,
1951         __deref_out                     uint8_t **valuepp,
1952         __out                           size_t *value_lengthp);
1953
1954 LIBEFX_API
1955 extern  __checkReturn   efx_rc_t
1956 efx_dhcp_find_end(
1957         __in_bcount(buffer_length)      uint8_t *bufferp,
1958         __in                            size_t buffer_length,
1959         __deref_out                     uint8_t **endpp);
1960
1961
1962 LIBEFX_API
1963 extern  __checkReturn   efx_rc_t
1964 efx_dhcp_delete_tag(
1965         __inout_bcount(buffer_length)   uint8_t *bufferp,
1966         __in                            size_t buffer_length,
1967         __in                            uint16_t opt);
1968
1969 LIBEFX_API
1970 extern  __checkReturn   efx_rc_t
1971 efx_dhcp_add_tag(
1972         __inout_bcount(buffer_length)   uint8_t *bufferp,
1973         __in                            size_t buffer_length,
1974         __in                            uint16_t opt,
1975         __in_bcount_opt(value_length)   uint8_t *valuep,
1976         __in                            size_t value_length);
1977
1978 LIBEFX_API
1979 extern  __checkReturn   efx_rc_t
1980 efx_dhcp_update_tag(
1981         __inout_bcount(buffer_length)   uint8_t *bufferp,
1982         __in                            size_t buffer_length,
1983         __in                            uint16_t opt,
1984         __in                            uint8_t *value_locationp,
1985         __in_bcount_opt(value_length)   uint8_t *valuep,
1986         __in                            size_t value_length);
1987
1988
1989 #endif  /* EFSYS_OPT_BOOTCFG */
1990
1991 #if EFSYS_OPT_IMAGE_LAYOUT
1992
1993 #include "ef10_signed_image_layout.h"
1994
1995 /*
1996  * Image header used in unsigned and signed image layouts (see SF-102785-PS).
1997  *
1998  * NOTE:
1999  * The image header format is extensible. However, older drivers require an
2000  * exact match of image header version and header length when validating and
2001  * writing firmware images.
2002  *
2003  * To avoid breaking backward compatibility, we use the upper bits of the
2004  * controller version fields to contain an extra version number used for
2005  * combined bootROM and UEFI ROM images on EF10 and later (to hold the UEFI ROM
2006  * version). See bug39254 and SF-102785-PS for details.
2007  */
2008 typedef struct efx_image_header_s {
2009         uint32_t        eih_magic;
2010         uint32_t        eih_version;
2011         uint32_t        eih_type;
2012         uint32_t        eih_subtype;
2013         uint32_t        eih_code_size;
2014         uint32_t        eih_size;
2015         union {
2016                 uint32_t        eih_controller_version_min;
2017                 struct {
2018                         uint16_t        eih_controller_version_min_short;
2019                         uint8_t         eih_extra_version_a;
2020                         uint8_t         eih_extra_version_b;
2021                 };
2022         };
2023         union {
2024                 uint32_t        eih_controller_version_max;
2025                 struct {
2026                         uint16_t        eih_controller_version_max_short;
2027                         uint8_t         eih_extra_version_c;
2028                         uint8_t         eih_extra_version_d;
2029                 };
2030         };
2031         uint16_t        eih_code_version_a;
2032         uint16_t        eih_code_version_b;
2033         uint16_t        eih_code_version_c;
2034         uint16_t        eih_code_version_d;
2035 } efx_image_header_t;
2036
2037 #define EFX_IMAGE_HEADER_SIZE           (40)
2038 #define EFX_IMAGE_HEADER_VERSION        (4)
2039 #define EFX_IMAGE_HEADER_MAGIC          (0x106F1A5)
2040
2041
2042 typedef struct efx_image_trailer_s {
2043         uint32_t        eit_crc;
2044 } efx_image_trailer_t;
2045
2046 #define EFX_IMAGE_TRAILER_SIZE          (4)
2047
2048 typedef enum efx_image_format_e {
2049         EFX_IMAGE_FORMAT_NO_IMAGE,
2050         EFX_IMAGE_FORMAT_INVALID,
2051         EFX_IMAGE_FORMAT_UNSIGNED,
2052         EFX_IMAGE_FORMAT_SIGNED,
2053         EFX_IMAGE_FORMAT_SIGNED_PACKAGE
2054 } efx_image_format_t;
2055
2056 typedef struct efx_image_info_s {
2057         efx_image_format_t      eii_format;
2058         uint8_t *               eii_imagep;
2059         size_t                  eii_image_size;
2060         efx_image_header_t *    eii_headerp;
2061 } efx_image_info_t;
2062
2063 LIBEFX_API
2064 extern  __checkReturn   efx_rc_t
2065 efx_check_reflash_image(
2066         __in            void                    *bufferp,
2067         __in            uint32_t                buffer_size,
2068         __out           efx_image_info_t        *infop);
2069
2070 LIBEFX_API
2071 extern  __checkReturn   efx_rc_t
2072 efx_build_signed_image_write_buffer(
2073         __out_bcount(buffer_size)
2074                         uint8_t                 *bufferp,
2075         __in            uint32_t                buffer_size,
2076         __in            efx_image_info_t        *infop,
2077         __out           efx_image_header_t      **headerpp);
2078
2079 #endif  /* EFSYS_OPT_IMAGE_LAYOUT */
2080
2081 #if EFSYS_OPT_DIAG
2082
2083 typedef enum efx_pattern_type_t {
2084         EFX_PATTERN_BYTE_INCREMENT = 0,
2085         EFX_PATTERN_ALL_THE_SAME,
2086         EFX_PATTERN_BIT_ALTERNATE,
2087         EFX_PATTERN_BYTE_ALTERNATE,
2088         EFX_PATTERN_BYTE_CHANGING,
2089         EFX_PATTERN_BIT_SWEEP,
2090         EFX_PATTERN_NTYPES
2091 } efx_pattern_type_t;
2092
2093 typedef                 void
2094 (*efx_sram_pattern_fn_t)(
2095         __in            size_t row,
2096         __in            boolean_t negate,
2097         __out           efx_qword_t *eqp);
2098
2099 LIBEFX_API
2100 extern  __checkReturn   efx_rc_t
2101 efx_sram_test(
2102         __in            efx_nic_t *enp,
2103         __in            efx_pattern_type_t type);
2104
2105 #endif  /* EFSYS_OPT_DIAG */
2106
2107 LIBEFX_API
2108 extern  __checkReturn   efx_rc_t
2109 efx_sram_buf_tbl_set(
2110         __in            efx_nic_t *enp,
2111         __in            uint32_t id,
2112         __in            efsys_mem_t *esmp,
2113         __in            size_t n);
2114
2115 LIBEFX_API
2116 extern          void
2117 efx_sram_buf_tbl_clear(
2118         __in    efx_nic_t *enp,
2119         __in    uint32_t id,
2120         __in    size_t n);
2121
2122 #define EFX_BUF_TBL_SIZE        0x20000
2123
2124 #define EFX_BUF_SIZE            4096
2125
2126 /* EV */
2127
2128 typedef struct efx_evq_s        efx_evq_t;
2129
2130 #if EFSYS_OPT_QSTATS
2131
2132 /* START MKCONFIG GENERATED EfxHeaderEventQueueBlock 0a147ace40844969 */
2133 typedef enum efx_ev_qstat_e {
2134         EV_ALL,
2135         EV_RX,
2136         EV_RX_OK,
2137         EV_RX_FRM_TRUNC,
2138         EV_RX_TOBE_DISC,
2139         EV_RX_PAUSE_FRM_ERR,
2140         EV_RX_BUF_OWNER_ID_ERR,
2141         EV_RX_IPV4_HDR_CHKSUM_ERR,
2142         EV_RX_TCP_UDP_CHKSUM_ERR,
2143         EV_RX_ETH_CRC_ERR,
2144         EV_RX_IP_FRAG_ERR,
2145         EV_RX_MCAST_PKT,
2146         EV_RX_MCAST_HASH_MATCH,
2147         EV_RX_TCP_IPV4,
2148         EV_RX_TCP_IPV6,
2149         EV_RX_UDP_IPV4,
2150         EV_RX_UDP_IPV6,
2151         EV_RX_OTHER_IPV4,
2152         EV_RX_OTHER_IPV6,
2153         EV_RX_NON_IP,
2154         EV_RX_BATCH,
2155         EV_TX,
2156         EV_TX_WQ_FF_FULL,
2157         EV_TX_PKT_ERR,
2158         EV_TX_PKT_TOO_BIG,
2159         EV_TX_UNEXPECTED,
2160         EV_GLOBAL,
2161         EV_GLOBAL_MNT,
2162         EV_DRIVER,
2163         EV_DRIVER_SRM_UPD_DONE,
2164         EV_DRIVER_TX_DESCQ_FLS_DONE,
2165         EV_DRIVER_RX_DESCQ_FLS_DONE,
2166         EV_DRIVER_RX_DESCQ_FLS_FAILED,
2167         EV_DRIVER_RX_DSC_ERROR,
2168         EV_DRIVER_TX_DSC_ERROR,
2169         EV_DRV_GEN,
2170         EV_MCDI_RESPONSE,
2171         EV_RX_PARSE_INCOMPLETE,
2172         EV_NQSTATS
2173 } efx_ev_qstat_t;
2174
2175 /* END MKCONFIG GENERATED EfxHeaderEventQueueBlock */
2176
2177 #endif  /* EFSYS_OPT_QSTATS */
2178
2179 LIBEFX_API
2180 extern  __checkReturn   efx_rc_t
2181 efx_ev_init(
2182         __in            efx_nic_t *enp);
2183
2184 LIBEFX_API
2185 extern          void
2186 efx_ev_fini(
2187         __in            efx_nic_t *enp);
2188
2189 LIBEFX_API
2190 extern  __checkReturn   size_t
2191 efx_evq_size(
2192         __in    const efx_nic_t *enp,
2193         __in    unsigned int ndescs);
2194
2195 LIBEFX_API
2196 extern  __checkReturn   unsigned int
2197 efx_evq_nbufs(
2198         __in    const efx_nic_t *enp,
2199         __in    unsigned int ndescs);
2200
2201 #define EFX_EVQ_FLAGS_TYPE_MASK         (0x3)
2202 #define EFX_EVQ_FLAGS_TYPE_AUTO         (0x0)
2203 #define EFX_EVQ_FLAGS_TYPE_THROUGHPUT   (0x1)
2204 #define EFX_EVQ_FLAGS_TYPE_LOW_LATENCY  (0x2)
2205
2206 #define EFX_EVQ_FLAGS_NOTIFY_MASK       (0xC)
2207 #define EFX_EVQ_FLAGS_NOTIFY_INTERRUPT  (0x0)   /* Interrupting (default) */
2208 #define EFX_EVQ_FLAGS_NOTIFY_DISABLED   (0x4)   /* Non-interrupting */
2209
2210 /*
2211  * Use the NO_CONT_EV RX event format, which allows the firmware to operate more
2212  * efficiently at high data rates. See SF-109306-TC 5.11 "Events for RXQs in
2213  * NO_CONT_EV mode".
2214  *
2215  * NO_CONT_EV requires EVQ_RX_MERGE and RXQ_FORCED_EV_MERGING to both be set,
2216  * which is the case when an event queue is set to THROUGHPUT mode.
2217  */
2218 #define EFX_EVQ_FLAGS_NO_CONT_EV        (0x10)
2219
2220 LIBEFX_API
2221 extern  __checkReturn   efx_rc_t
2222 efx_ev_qcreate(
2223         __in            efx_nic_t *enp,
2224         __in            unsigned int index,
2225         __in            efsys_mem_t *esmp,
2226         __in            size_t ndescs,
2227         __in            uint32_t id,
2228         __in            uint32_t us,
2229         __in            uint32_t flags,
2230         __deref_out     efx_evq_t **eepp);
2231
2232 LIBEFX_API
2233 extern          void
2234 efx_ev_qpost(
2235         __in            efx_evq_t *eep,
2236         __in            uint16_t data);
2237
2238 typedef __checkReturn   boolean_t
2239 (*efx_initialized_ev_t)(
2240         __in_opt        void *arg);
2241
2242 #define EFX_PKT_UNICAST         0x0004
2243 #define EFX_PKT_START           0x0008
2244
2245 #define EFX_PKT_VLAN_TAGGED     0x0010
2246 #define EFX_CKSUM_TCPUDP        0x0020
2247 #define EFX_CKSUM_IPV4          0x0040
2248 #define EFX_PKT_CONT            0x0080
2249
2250 #define EFX_CHECK_VLAN          0x0100
2251 #define EFX_PKT_TCP             0x0200
2252 #define EFX_PKT_UDP             0x0400
2253 #define EFX_PKT_IPV4            0x0800
2254
2255 #define EFX_PKT_IPV6            0x1000
2256 #define EFX_PKT_PREFIX_LEN      0x2000
2257 #define EFX_ADDR_MISMATCH       0x4000
2258 #define EFX_DISCARD             0x8000
2259
2260 /*
2261  * The following flags are used only for packed stream
2262  * mode. The values for the flags are reused to fit into 16 bit,
2263  * since EFX_PKT_START and EFX_PKT_CONT are never used in
2264  * packed stream mode
2265  */
2266 #define EFX_PKT_PACKED_STREAM_NEW_BUFFER        EFX_PKT_START
2267 #define EFX_PKT_PACKED_STREAM_PARSE_INCOMPLETE  EFX_PKT_CONT
2268
2269
2270 #define EFX_EV_RX_NLABELS       32
2271 #define EFX_EV_TX_NLABELS       32
2272
2273 typedef __checkReturn   boolean_t
2274 (*efx_rx_ev_t)(
2275         __in_opt        void *arg,
2276         __in            uint32_t label,
2277         __in            uint32_t id,
2278         __in            uint32_t size,
2279         __in            uint16_t flags);
2280
2281 typedef __checkReturn   boolean_t
2282 (*efx_rx_packets_ev_t)(
2283         __in_opt        void *arg,
2284         __in            uint32_t label,
2285         __in            unsigned int num_packets,
2286         __in            uint32_t flags);
2287
2288 #if EFSYS_OPT_RX_PACKED_STREAM || EFSYS_OPT_RX_ES_SUPER_BUFFER
2289
2290 /*
2291  * Packed stream mode is documented in SF-112241-TC.
2292  * The general idea is that, instead of putting each incoming
2293  * packet into a separate buffer which is specified in a RX
2294  * descriptor, a large buffer is provided to the hardware and
2295  * packets are put there in a continuous stream.
2296  * The main advantage of such an approach is that RX queue refilling
2297  * happens much less frequently.
2298  *
2299  * Equal stride packed stream mode is documented in SF-119419-TC.
2300  * The general idea is to utilize advantages of the packed stream,
2301  * but avoid indirection in packets representation.
2302  * The main advantage of such an approach is that RX queue refilling
2303  * happens much less frequently and packets buffers are independent
2304  * from upper layers point of view.
2305  */
2306
2307 typedef __checkReturn   boolean_t
2308 (*efx_rx_ps_ev_t)(
2309         __in_opt        void *arg,
2310         __in            uint32_t label,
2311         __in            uint32_t id,
2312         __in            uint32_t pkt_count,
2313         __in            uint16_t flags);
2314
2315 #endif
2316
2317 typedef __checkReturn   boolean_t
2318 (*efx_tx_ev_t)(
2319         __in_opt        void *arg,
2320         __in            uint32_t label,
2321         __in            uint32_t id);
2322
2323 typedef __checkReturn   boolean_t
2324 (*efx_tx_ndescs_ev_t)(
2325         __in_opt        void *arg,
2326         __in            uint32_t label,
2327         __in            unsigned int ndescs);
2328
2329 #define EFX_EXCEPTION_RX_RECOVERY       0x00000001
2330 #define EFX_EXCEPTION_RX_DSC_ERROR      0x00000002
2331 #define EFX_EXCEPTION_TX_DSC_ERROR      0x00000003
2332 #define EFX_EXCEPTION_UNKNOWN_SENSOREVT 0x00000004
2333 #define EFX_EXCEPTION_FWALERT_SRAM      0x00000005
2334 #define EFX_EXCEPTION_UNKNOWN_FWALERT   0x00000006
2335 #define EFX_EXCEPTION_RX_ERROR          0x00000007
2336 #define EFX_EXCEPTION_TX_ERROR          0x00000008
2337 #define EFX_EXCEPTION_EV_ERROR          0x00000009
2338
2339 typedef __checkReturn   boolean_t
2340 (*efx_exception_ev_t)(
2341         __in_opt        void *arg,
2342         __in            uint32_t label,
2343         __in            uint32_t data);
2344
2345 typedef __checkReturn   boolean_t
2346 (*efx_rxq_flush_done_ev_t)(
2347         __in_opt        void *arg,
2348         __in            uint32_t rxq_index);
2349
2350 typedef __checkReturn   boolean_t
2351 (*efx_rxq_flush_failed_ev_t)(
2352         __in_opt        void *arg,
2353         __in            uint32_t rxq_index);
2354
2355 typedef __checkReturn   boolean_t
2356 (*efx_txq_flush_done_ev_t)(
2357         __in_opt        void *arg,
2358         __in            uint32_t txq_index);
2359
2360 typedef __checkReturn   boolean_t
2361 (*efx_software_ev_t)(
2362         __in_opt        void *arg,
2363         __in            uint16_t magic);
2364
2365 typedef __checkReturn   boolean_t
2366 (*efx_sram_ev_t)(
2367         __in_opt        void *arg,
2368         __in            uint32_t code);
2369
2370 #define EFX_SRAM_CLEAR          0
2371 #define EFX_SRAM_UPDATE         1
2372 #define EFX_SRAM_ILLEGAL_CLEAR  2
2373
2374 typedef __checkReturn   boolean_t
2375 (*efx_wake_up_ev_t)(
2376         __in_opt        void *arg,
2377         __in            uint32_t label);
2378
2379 typedef __checkReturn   boolean_t
2380 (*efx_timer_ev_t)(
2381         __in_opt        void *arg,
2382         __in            uint32_t label);
2383
2384 typedef __checkReturn   boolean_t
2385 (*efx_link_change_ev_t)(
2386         __in_opt        void *arg,
2387         __in            efx_link_mode_t link_mode);
2388
2389 #if EFSYS_OPT_MON_STATS
2390
2391 typedef __checkReturn   boolean_t
2392 (*efx_monitor_ev_t)(
2393         __in_opt        void *arg,
2394         __in            efx_mon_stat_t id,
2395         __in            efx_mon_stat_value_t value);
2396
2397 #endif  /* EFSYS_OPT_MON_STATS */
2398
2399 #if EFSYS_OPT_MAC_STATS
2400
2401 typedef __checkReturn   boolean_t
2402 (*efx_mac_stats_ev_t)(
2403         __in_opt        void *arg,
2404         __in            uint32_t generation);
2405
2406 #endif  /* EFSYS_OPT_MAC_STATS */
2407
2408 typedef struct efx_ev_callbacks_s {
2409         efx_initialized_ev_t            eec_initialized;
2410         efx_rx_ev_t                     eec_rx;
2411         efx_rx_packets_ev_t             eec_rx_packets;
2412 #if EFSYS_OPT_RX_PACKED_STREAM || EFSYS_OPT_RX_ES_SUPER_BUFFER
2413         efx_rx_ps_ev_t                  eec_rx_ps;
2414 #endif
2415         efx_tx_ev_t                     eec_tx;
2416         efx_tx_ndescs_ev_t              eec_tx_ndescs;
2417         efx_exception_ev_t              eec_exception;
2418         efx_rxq_flush_done_ev_t         eec_rxq_flush_done;
2419         efx_rxq_flush_failed_ev_t       eec_rxq_flush_failed;
2420         efx_txq_flush_done_ev_t         eec_txq_flush_done;
2421         efx_software_ev_t               eec_software;
2422         efx_sram_ev_t                   eec_sram;
2423         efx_wake_up_ev_t                eec_wake_up;
2424         efx_timer_ev_t                  eec_timer;
2425         efx_link_change_ev_t            eec_link_change;
2426 #if EFSYS_OPT_MON_STATS
2427         efx_monitor_ev_t                eec_monitor;
2428 #endif  /* EFSYS_OPT_MON_STATS */
2429 #if EFSYS_OPT_MAC_STATS
2430         efx_mac_stats_ev_t              eec_mac_stats;
2431 #endif  /* EFSYS_OPT_MAC_STATS */
2432 } efx_ev_callbacks_t;
2433
2434 LIBEFX_API
2435 extern  __checkReturn   boolean_t
2436 efx_ev_qpending(
2437         __in            efx_evq_t *eep,
2438         __in            unsigned int count);
2439
2440 #if EFSYS_OPT_EV_PREFETCH
2441
2442 LIBEFX_API
2443 extern                  void
2444 efx_ev_qprefetch(
2445         __in            efx_evq_t *eep,
2446         __in            unsigned int count);
2447
2448 #endif  /* EFSYS_OPT_EV_PREFETCH */
2449
2450 LIBEFX_API
2451 extern                  void
2452 efx_ev_qcreate_check_init_done(
2453         __in            efx_evq_t *eep,
2454         __in            const efx_ev_callbacks_t *eecp,
2455         __in_opt        void *arg);
2456
2457 LIBEFX_API
2458 extern                  void
2459 efx_ev_qpoll(
2460         __in            efx_evq_t *eep,
2461         __inout         unsigned int *countp,
2462         __in            const efx_ev_callbacks_t *eecp,
2463         __in_opt        void *arg);
2464
2465 LIBEFX_API
2466 extern  __checkReturn   efx_rc_t
2467 efx_ev_usecs_to_ticks(
2468         __in            efx_nic_t *enp,
2469         __in            unsigned int usecs,
2470         __out           unsigned int *ticksp);
2471
2472 LIBEFX_API
2473 extern  __checkReturn   efx_rc_t
2474 efx_ev_qmoderate(
2475         __in            efx_evq_t *eep,
2476         __in            unsigned int us);
2477
2478 LIBEFX_API
2479 extern  __checkReturn   efx_rc_t
2480 efx_ev_qprime(
2481         __in            efx_evq_t *eep,
2482         __in            unsigned int count);
2483
2484 #if EFSYS_OPT_QSTATS
2485
2486 #if EFSYS_OPT_NAMES
2487
2488 LIBEFX_API
2489 extern          const char *
2490 efx_ev_qstat_name(
2491         __in    efx_nic_t *enp,
2492         __in    unsigned int id);
2493
2494 #endif  /* EFSYS_OPT_NAMES */
2495
2496 LIBEFX_API
2497 extern                                  void
2498 efx_ev_qstats_update(
2499         __in                            efx_evq_t *eep,
2500         __inout_ecount(EV_NQSTATS)      efsys_stat_t *stat);
2501
2502 #endif  /* EFSYS_OPT_QSTATS */
2503
2504 LIBEFX_API
2505 extern          void
2506 efx_ev_qdestroy(
2507         __in    efx_evq_t *eep);
2508
2509 /* RX */
2510
2511 LIBEFX_API
2512 extern  __checkReturn   efx_rc_t
2513 efx_rx_init(
2514         __inout         efx_nic_t *enp);
2515
2516 LIBEFX_API
2517 extern          void
2518 efx_rx_fini(
2519         __in            efx_nic_t *enp);
2520
2521 #if EFSYS_OPT_RX_SCATTER
2522 LIBEFX_API
2523 extern  __checkReturn   efx_rc_t
2524 efx_rx_scatter_enable(
2525         __in            efx_nic_t *enp,
2526         __in            unsigned int buf_size);
2527 #endif  /* EFSYS_OPT_RX_SCATTER */
2528
2529 /* Handle to represent use of the default RSS context. */
2530 #define EFX_RSS_CONTEXT_DEFAULT 0xffffffff
2531
2532 #if EFSYS_OPT_RX_SCALE
2533
2534 typedef enum efx_rx_hash_alg_e {
2535         EFX_RX_HASHALG_LFSR = 0,
2536         EFX_RX_HASHALG_TOEPLITZ,
2537         EFX_RX_HASHALG_PACKED_STREAM,
2538         EFX_RX_NHASHALGS
2539 } efx_rx_hash_alg_t;
2540
2541 /*
2542  * Legacy hash type flags.
2543  *
2544  * They represent standard tuples for distinct traffic classes.
2545  */
2546 #define EFX_RX_HASH_IPV4        (1U << 0)
2547 #define EFX_RX_HASH_TCPIPV4     (1U << 1)
2548 #define EFX_RX_HASH_IPV6        (1U << 2)
2549 #define EFX_RX_HASH_TCPIPV6     (1U << 3)
2550
2551 #define EFX_RX_HASH_LEGACY_MASK         \
2552         (EFX_RX_HASH_IPV4       |       \
2553         EFX_RX_HASH_TCPIPV4     |       \
2554         EFX_RX_HASH_IPV6        |       \
2555         EFX_RX_HASH_TCPIPV6)
2556
2557 /*
2558  * The type of the argument used by efx_rx_scale_mode_set() to
2559  * provide a means for the client drivers to configure hashing.
2560  *
2561  * A properly constructed value can either be:
2562  *  - a combination of legacy flags
2563  *  - a combination of EFX_RX_HASH() flags
2564  */
2565 typedef uint32_t efx_rx_hash_type_t;
2566
2567 typedef enum efx_rx_hash_support_e {
2568         EFX_RX_HASH_UNAVAILABLE = 0,    /* Hardware hash not inserted */
2569         EFX_RX_HASH_AVAILABLE           /* Insert hash with/without RSS */
2570 } efx_rx_hash_support_t;
2571
2572 #define EFX_RSS_KEY_SIZE        40      /* RSS key size (bytes) */
2573 #define EFX_RSS_TBL_SIZE        128     /* Rows in RX indirection table */
2574 #define EFX_MAXRSS              64      /* RX indirection entry range */
2575 #define EFX_MAXRSS_LEGACY       16      /* See bug16611 and bug17213 */
2576
2577 typedef enum efx_rx_scale_context_type_e {
2578         EFX_RX_SCALE_UNAVAILABLE = 0,   /* No RX scale context */
2579         EFX_RX_SCALE_EXCLUSIVE,         /* Writable key/indirection table */
2580         EFX_RX_SCALE_SHARED             /* Read-only key/indirection table */
2581 } efx_rx_scale_context_type_t;
2582
2583 /*
2584  * Traffic classes eligible for hash computation.
2585  *
2586  * Select packet headers used in computing the receive hash.
2587  * This uses the same encoding as the RSS_MODES field of
2588  * MC_CMD_RSS_CONTEXT_SET_FLAGS.
2589  */
2590 #define EFX_RX_CLASS_IPV4_TCP_LBN       8
2591 #define EFX_RX_CLASS_IPV4_TCP_WIDTH     4
2592 #define EFX_RX_CLASS_IPV4_UDP_LBN       12
2593 #define EFX_RX_CLASS_IPV4_UDP_WIDTH     4
2594 #define EFX_RX_CLASS_IPV4_LBN           16
2595 #define EFX_RX_CLASS_IPV4_WIDTH         4
2596 #define EFX_RX_CLASS_IPV6_TCP_LBN       20
2597 #define EFX_RX_CLASS_IPV6_TCP_WIDTH     4
2598 #define EFX_RX_CLASS_IPV6_UDP_LBN       24
2599 #define EFX_RX_CLASS_IPV6_UDP_WIDTH     4
2600 #define EFX_RX_CLASS_IPV6_LBN           28
2601 #define EFX_RX_CLASS_IPV6_WIDTH         4
2602
2603 #define EFX_RX_NCLASSES                 6
2604
2605 /*
2606  * Ancillary flags used to construct generic hash tuples.
2607  * This uses the same encoding as RSS_MODE_HASH_SELECTOR.
2608  */
2609 #define EFX_RX_CLASS_HASH_SRC_ADDR      (1U << 0)
2610 #define EFX_RX_CLASS_HASH_DST_ADDR      (1U << 1)
2611 #define EFX_RX_CLASS_HASH_SRC_PORT      (1U << 2)
2612 #define EFX_RX_CLASS_HASH_DST_PORT      (1U << 3)
2613
2614 /*
2615  * Generic hash tuples.
2616  *
2617  * They express combinations of packet fields
2618  * which can contribute to the hash value for
2619  * a particular traffic class.
2620  */
2621 #define EFX_RX_CLASS_HASH_DISABLE       0
2622
2623 #define EFX_RX_CLASS_HASH_1TUPLE_SRC    EFX_RX_CLASS_HASH_SRC_ADDR
2624 #define EFX_RX_CLASS_HASH_1TUPLE_DST    EFX_RX_CLASS_HASH_DST_ADDR
2625
2626 #define EFX_RX_CLASS_HASH_2TUPLE                \
2627         (EFX_RX_CLASS_HASH_SRC_ADDR     |       \
2628         EFX_RX_CLASS_HASH_DST_ADDR)
2629
2630 #define EFX_RX_CLASS_HASH_2TUPLE_SRC            \
2631         (EFX_RX_CLASS_HASH_SRC_ADDR     |       \
2632         EFX_RX_CLASS_HASH_SRC_PORT)
2633
2634 #define EFX_RX_CLASS_HASH_2TUPLE_DST            \
2635         (EFX_RX_CLASS_HASH_DST_ADDR     |       \
2636         EFX_RX_CLASS_HASH_DST_PORT)
2637
2638 #define EFX_RX_CLASS_HASH_4TUPLE                \
2639         (EFX_RX_CLASS_HASH_SRC_ADDR     |       \
2640         EFX_RX_CLASS_HASH_DST_ADDR      |       \
2641         EFX_RX_CLASS_HASH_SRC_PORT      |       \
2642         EFX_RX_CLASS_HASH_DST_PORT)
2643
2644 #define EFX_RX_CLASS_HASH_NTUPLES       7
2645
2646 /*
2647  * Hash flag constructor.
2648  *
2649  * Resulting flags encode hash tuples for specific traffic classes.
2650  * The client drivers are encouraged to use these flags to form
2651  * a hash type value.
2652  */
2653 #define EFX_RX_HASH(_class, _tuple)                             \
2654         EFX_INSERT_FIELD_NATIVE32(0, 31,                        \
2655         EFX_RX_CLASS_##_class, EFX_RX_CLASS_HASH_##_tuple)
2656
2657 /*
2658  * The maximum number of EFX_RX_HASH() flags.
2659  */
2660 #define EFX_RX_HASH_NFLAGS      (EFX_RX_NCLASSES * EFX_RX_CLASS_HASH_NTUPLES)
2661
2662 LIBEFX_API
2663 extern  __checkReturn                           efx_rc_t
2664 efx_rx_scale_hash_flags_get(
2665         __in                                    efx_nic_t *enp,
2666         __in                                    efx_rx_hash_alg_t hash_alg,
2667         __out_ecount_part(max_nflags, *nflagsp) unsigned int *flagsp,
2668         __in                                    unsigned int max_nflags,
2669         __out                                   unsigned int *nflagsp);
2670
2671 LIBEFX_API
2672 extern  __checkReturn   efx_rc_t
2673 efx_rx_hash_default_support_get(
2674         __in            efx_nic_t *enp,
2675         __out           efx_rx_hash_support_t *supportp);
2676
2677
2678 LIBEFX_API
2679 extern  __checkReturn   efx_rc_t
2680 efx_rx_scale_default_support_get(
2681         __in            efx_nic_t *enp,
2682         __out           efx_rx_scale_context_type_t *typep);
2683
2684 LIBEFX_API
2685 extern  __checkReturn   efx_rc_t
2686 efx_rx_scale_context_alloc(
2687         __in            efx_nic_t *enp,
2688         __in            efx_rx_scale_context_type_t type,
2689         __in            uint32_t num_queues,
2690         __out           uint32_t *rss_contextp);
2691
2692 LIBEFX_API
2693 extern  __checkReturn   efx_rc_t
2694 efx_rx_scale_context_free(
2695         __in            efx_nic_t *enp,
2696         __in            uint32_t rss_context);
2697
2698 LIBEFX_API
2699 extern  __checkReturn   efx_rc_t
2700 efx_rx_scale_mode_set(
2701         __in    efx_nic_t *enp,
2702         __in    uint32_t rss_context,
2703         __in    efx_rx_hash_alg_t alg,
2704         __in    efx_rx_hash_type_t type,
2705         __in    boolean_t insert);
2706
2707 LIBEFX_API
2708 extern  __checkReturn   efx_rc_t
2709 efx_rx_scale_tbl_set(
2710         __in            efx_nic_t *enp,
2711         __in            uint32_t rss_context,
2712         __in_ecount(n)  unsigned int *table,
2713         __in            size_t n);
2714
2715 LIBEFX_API
2716 extern  __checkReturn   efx_rc_t
2717 efx_rx_scale_key_set(
2718         __in            efx_nic_t *enp,
2719         __in            uint32_t rss_context,
2720         __in_ecount(n)  uint8_t *key,
2721         __in            size_t n);
2722
2723 LIBEFX_API
2724 extern  __checkReturn   uint32_t
2725 efx_pseudo_hdr_hash_get(
2726         __in            efx_rxq_t *erp,
2727         __in            efx_rx_hash_alg_t func,
2728         __in            uint8_t *buffer);
2729
2730 #endif  /* EFSYS_OPT_RX_SCALE */
2731
2732 LIBEFX_API
2733 extern  __checkReturn   efx_rc_t
2734 efx_pseudo_hdr_pkt_length_get(
2735         __in            efx_rxq_t *erp,
2736         __in            uint8_t *buffer,
2737         __out           uint16_t *pkt_lengthp);
2738
2739 LIBEFX_API
2740 extern  __checkReturn   size_t
2741 efx_rxq_size(
2742         __in    const efx_nic_t *enp,
2743         __in    unsigned int ndescs);
2744
2745 LIBEFX_API
2746 extern  __checkReturn   unsigned int
2747 efx_rxq_nbufs(
2748         __in    const efx_nic_t *enp,
2749         __in    unsigned int ndescs);
2750
2751 #define EFX_RXQ_LIMIT(_ndescs)          ((_ndescs) - 16)
2752
2753 typedef enum efx_rxq_type_e {
2754         EFX_RXQ_TYPE_DEFAULT,
2755         EFX_RXQ_TYPE_PACKED_STREAM,
2756         EFX_RXQ_TYPE_ES_SUPER_BUFFER,
2757         EFX_RXQ_NTYPES
2758 } efx_rxq_type_t;
2759
2760 /*
2761  * Dummy flag to be used instead of 0 to make it clear that the argument
2762  * is receive queue flags.
2763  */
2764 #define EFX_RXQ_FLAG_NONE               0x0
2765 #define EFX_RXQ_FLAG_SCATTER            0x1
2766 /*
2767  * If tunnels are supported and Rx event can provide information about
2768  * either outer or inner packet classes (e.g. SFN8xxx adapters with
2769  * full-feature firmware variant running), outer classes are requested by
2770  * default. However, if the driver supports tunnels, the flag allows to
2771  * request inner classes which are required to be able to interpret inner
2772  * Rx checksum offload results.
2773  */
2774 #define EFX_RXQ_FLAG_INNER_CLASSES      0x2
2775
2776 LIBEFX_API
2777 extern  __checkReturn   efx_rc_t
2778 efx_rx_qcreate(
2779         __in            efx_nic_t *enp,
2780         __in            unsigned int index,
2781         __in            unsigned int label,
2782         __in            efx_rxq_type_t type,
2783         __in            size_t buf_size,
2784         __in            efsys_mem_t *esmp,
2785         __in            size_t ndescs,
2786         __in            uint32_t id,
2787         __in            unsigned int flags,
2788         __in            efx_evq_t *eep,
2789         __deref_out     efx_rxq_t **erpp);
2790
2791 #if EFSYS_OPT_RX_PACKED_STREAM
2792
2793 #define EFX_RXQ_PACKED_STREAM_BUF_SIZE_1M       (1U * 1024 * 1024)
2794 #define EFX_RXQ_PACKED_STREAM_BUF_SIZE_512K     (512U * 1024)
2795 #define EFX_RXQ_PACKED_STREAM_BUF_SIZE_256K     (256U * 1024)
2796 #define EFX_RXQ_PACKED_STREAM_BUF_SIZE_128K     (128U * 1024)
2797 #define EFX_RXQ_PACKED_STREAM_BUF_SIZE_64K      (64U * 1024)
2798
2799 LIBEFX_API
2800 extern  __checkReturn   efx_rc_t
2801 efx_rx_qcreate_packed_stream(
2802         __in            efx_nic_t *enp,
2803         __in            unsigned int index,
2804         __in            unsigned int label,
2805         __in            uint32_t ps_buf_size,
2806         __in            efsys_mem_t *esmp,
2807         __in            size_t ndescs,
2808         __in            efx_evq_t *eep,
2809         __deref_out     efx_rxq_t **erpp);
2810
2811 #endif
2812
2813 #if EFSYS_OPT_RX_ES_SUPER_BUFFER
2814
2815 /* Maximum head-of-line block timeout in nanoseconds */
2816 #define EFX_RXQ_ES_SUPER_BUFFER_HOL_BLOCK_MAX   (400U * 1000 * 1000)
2817
2818 LIBEFX_API
2819 extern  __checkReturn   efx_rc_t
2820 efx_rx_qcreate_es_super_buffer(
2821         __in            efx_nic_t *enp,
2822         __in            unsigned int index,
2823         __in            unsigned int label,
2824         __in            uint32_t n_bufs_per_desc,
2825         __in            uint32_t max_dma_len,
2826         __in            uint32_t buf_stride,
2827         __in            uint32_t hol_block_timeout,
2828         __in            efsys_mem_t *esmp,
2829         __in            size_t ndescs,
2830         __in            unsigned int flags,
2831         __in            efx_evq_t *eep,
2832         __deref_out     efx_rxq_t **erpp);
2833
2834 #endif
2835
2836 typedef struct efx_buffer_s {
2837         efsys_dma_addr_t        eb_addr;
2838         size_t                  eb_size;
2839         boolean_t               eb_eop;
2840 } efx_buffer_t;
2841
2842 typedef struct efx_desc_s {
2843         efx_qword_t ed_eq;
2844 } efx_desc_t;
2845
2846 LIBEFX_API
2847 extern                          void
2848 efx_rx_qpost(
2849         __in                    efx_rxq_t *erp,
2850         __in_ecount(ndescs)     efsys_dma_addr_t *addrp,
2851         __in                    size_t size,
2852         __in                    unsigned int ndescs,
2853         __in                    unsigned int completed,
2854         __in                    unsigned int added);
2855
2856 LIBEFX_API
2857 extern          void
2858 efx_rx_qpush(
2859         __in    efx_rxq_t *erp,
2860         __in    unsigned int added,
2861         __inout unsigned int *pushedp);
2862
2863 #if EFSYS_OPT_RX_PACKED_STREAM
2864
2865 LIBEFX_API
2866 extern                  void
2867 efx_rx_qpush_ps_credits(
2868         __in            efx_rxq_t *erp);
2869
2870 LIBEFX_API
2871 extern  __checkReturn   uint8_t *
2872 efx_rx_qps_packet_info(
2873         __in            efx_rxq_t *erp,
2874         __in            uint8_t *buffer,
2875         __in            uint32_t buffer_length,
2876         __in            uint32_t current_offset,
2877         __out           uint16_t *lengthp,
2878         __out           uint32_t *next_offsetp,
2879         __out           uint32_t *timestamp);
2880 #endif
2881
2882 LIBEFX_API
2883 extern  __checkReturn   efx_rc_t
2884 efx_rx_qflush(
2885         __in    efx_rxq_t *erp);
2886
2887 LIBEFX_API
2888 extern          void
2889 efx_rx_qenable(
2890         __in    efx_rxq_t *erp);
2891
2892 LIBEFX_API
2893 extern          void
2894 efx_rx_qdestroy(
2895         __in    efx_rxq_t *erp);
2896
2897 /* TX */
2898
2899 typedef struct efx_txq_s        efx_txq_t;
2900
2901 #if EFSYS_OPT_QSTATS
2902
2903 /* START MKCONFIG GENERATED EfxHeaderTransmitQueueBlock 12dff8778598b2db */
2904 typedef enum efx_tx_qstat_e {
2905         TX_POST,
2906         TX_POST_PIO,
2907         TX_NQSTATS
2908 } efx_tx_qstat_t;
2909
2910 /* END MKCONFIG GENERATED EfxHeaderTransmitQueueBlock */
2911
2912 #endif  /* EFSYS_OPT_QSTATS */
2913
2914 LIBEFX_API
2915 extern  __checkReturn   efx_rc_t
2916 efx_tx_init(
2917         __in            efx_nic_t *enp);
2918
2919 LIBEFX_API
2920 extern          void
2921 efx_tx_fini(
2922         __in    efx_nic_t *enp);
2923
2924 LIBEFX_API
2925 extern  __checkReturn   size_t
2926 efx_txq_size(
2927         __in    const efx_nic_t *enp,
2928         __in    unsigned int ndescs);
2929
2930 LIBEFX_API
2931 extern  __checkReturn   unsigned int
2932 efx_txq_nbufs(
2933         __in    const efx_nic_t *enp,
2934         __in    unsigned int ndescs);
2935
2936 #define EFX_TXQ_LIMIT(_ndescs)          ((_ndescs) - 16)
2937
2938 #define EFX_TXQ_CKSUM_IPV4              0x0001
2939 #define EFX_TXQ_CKSUM_TCPUDP            0x0002
2940 #define EFX_TXQ_FATSOV2                 0x0004
2941 #define EFX_TXQ_CKSUM_INNER_IPV4        0x0008
2942 #define EFX_TXQ_CKSUM_INNER_TCPUDP      0x0010
2943
2944 LIBEFX_API
2945 extern  __checkReturn   efx_rc_t
2946 efx_tx_qcreate(
2947         __in            efx_nic_t *enp,
2948         __in            unsigned int index,
2949         __in            unsigned int label,
2950         __in            efsys_mem_t *esmp,
2951         __in            size_t n,
2952         __in            uint32_t id,
2953         __in            uint16_t flags,
2954         __in            efx_evq_t *eep,
2955         __deref_out     efx_txq_t **etpp,
2956         __out           unsigned int *addedp);
2957
2958 LIBEFX_API
2959 extern  __checkReturn           efx_rc_t
2960 efx_tx_qpost(
2961         __in                    efx_txq_t *etp,
2962         __in_ecount(ndescs)     efx_buffer_t *eb,
2963         __in                    unsigned int ndescs,
2964         __in                    unsigned int completed,
2965         __inout                 unsigned int *addedp);
2966
2967 LIBEFX_API
2968 extern  __checkReturn   efx_rc_t
2969 efx_tx_qpace(
2970         __in            efx_txq_t *etp,
2971         __in            unsigned int ns);
2972
2973 LIBEFX_API
2974 extern                  void
2975 efx_tx_qpush(
2976         __in            efx_txq_t *etp,
2977         __in            unsigned int added,
2978         __in            unsigned int pushed);
2979
2980 LIBEFX_API
2981 extern  __checkReturn   efx_rc_t
2982 efx_tx_qflush(
2983         __in            efx_txq_t *etp);
2984
2985 LIBEFX_API
2986 extern                  void
2987 efx_tx_qenable(
2988         __in            efx_txq_t *etp);
2989
2990 LIBEFX_API
2991 extern  __checkReturn   efx_rc_t
2992 efx_tx_qpio_enable(
2993         __in            efx_txq_t *etp);
2994
2995 LIBEFX_API
2996 extern                  void
2997 efx_tx_qpio_disable(
2998         __in            efx_txq_t *etp);
2999
3000 LIBEFX_API
3001 extern  __checkReturn   efx_rc_t
3002 efx_tx_qpio_write(
3003         __in                    efx_txq_t *etp,
3004         __in_ecount(buf_length) uint8_t *buffer,
3005         __in                    size_t buf_length,
3006         __in                    size_t pio_buf_offset);
3007
3008 LIBEFX_API
3009 extern  __checkReturn   efx_rc_t
3010 efx_tx_qpio_post(
3011         __in                    efx_txq_t *etp,
3012         __in                    size_t pkt_length,
3013         __in                    unsigned int completed,
3014         __inout                 unsigned int *addedp);
3015
3016 LIBEFX_API
3017 extern  __checkReturn   efx_rc_t
3018 efx_tx_qdesc_post(
3019         __in            efx_txq_t *etp,
3020         __in_ecount(n)  efx_desc_t *ed,
3021         __in            unsigned int n,
3022         __in            unsigned int completed,
3023         __inout         unsigned int *addedp);
3024
3025 LIBEFX_API
3026 extern  void
3027 efx_tx_qdesc_dma_create(
3028         __in    efx_txq_t *etp,
3029         __in    efsys_dma_addr_t addr,
3030         __in    size_t size,
3031         __in    boolean_t eop,
3032         __out   efx_desc_t *edp);
3033
3034 LIBEFX_API
3035 extern  void
3036 efx_tx_qdesc_tso_create(
3037         __in    efx_txq_t *etp,
3038         __in    uint16_t ipv4_id,
3039         __in    uint32_t tcp_seq,
3040         __in    uint8_t  tcp_flags,
3041         __out   efx_desc_t *edp);
3042
3043 /* Number of FATSOv2 option descriptors */
3044 #define EFX_TX_FATSOV2_OPT_NDESCS               2
3045
3046 /* Maximum number of DMA segments per TSO packet (not superframe) */
3047 #define EFX_TX_FATSOV2_DMA_SEGS_PER_PKT_MAX     24
3048
3049 LIBEFX_API
3050 extern  void
3051 efx_tx_qdesc_tso2_create(
3052         __in                    efx_txq_t *etp,
3053         __in                    uint16_t ipv4_id,
3054         __in                    uint16_t outer_ipv4_id,
3055         __in                    uint32_t tcp_seq,
3056         __in                    uint16_t tcp_mss,
3057         __out_ecount(count)     efx_desc_t *edp,
3058         __in                    int count);
3059
3060 LIBEFX_API
3061 extern  void
3062 efx_tx_qdesc_vlantci_create(
3063         __in    efx_txq_t *etp,
3064         __in    uint16_t tci,
3065         __out   efx_desc_t *edp);
3066
3067 LIBEFX_API
3068 extern  void
3069 efx_tx_qdesc_checksum_create(
3070         __in    efx_txq_t *etp,
3071         __in    uint16_t flags,
3072         __out   efx_desc_t *edp);
3073
3074 #if EFSYS_OPT_QSTATS
3075
3076 #if EFSYS_OPT_NAMES
3077
3078 LIBEFX_API
3079 extern          const char *
3080 efx_tx_qstat_name(
3081         __in    efx_nic_t *etp,
3082         __in    unsigned int id);
3083
3084 #endif  /* EFSYS_OPT_NAMES */
3085
3086 LIBEFX_API
3087 extern                                  void
3088 efx_tx_qstats_update(
3089         __in                            efx_txq_t *etp,
3090         __inout_ecount(TX_NQSTATS)      efsys_stat_t *stat);
3091
3092 #endif  /* EFSYS_OPT_QSTATS */
3093
3094 LIBEFX_API
3095 extern          void
3096 efx_tx_qdestroy(
3097         __in    efx_txq_t *etp);
3098
3099
3100 /* FILTER */
3101
3102 #if EFSYS_OPT_FILTER
3103
3104 #define EFX_ETHER_TYPE_IPV4 0x0800
3105 #define EFX_ETHER_TYPE_IPV6 0x86DD
3106
3107 #define EFX_IPPROTO_TCP 6
3108 #define EFX_IPPROTO_UDP 17
3109 #define EFX_IPPROTO_GRE 47
3110
3111 /* Use RSS to spread across multiple queues */
3112 #define EFX_FILTER_FLAG_RX_RSS          0x01
3113 /* Enable RX scatter */
3114 #define EFX_FILTER_FLAG_RX_SCATTER      0x02
3115 /*
3116  * Override an automatic filter (priority EFX_FILTER_PRI_AUTO).
3117  * May only be set by the filter implementation for each type.
3118  * A removal request will restore the automatic filter in its place.
3119  */
3120 #define EFX_FILTER_FLAG_RX_OVER_AUTO    0x04
3121 /* Filter is for RX */
3122 #define EFX_FILTER_FLAG_RX              0x08
3123 /* Filter is for TX */
3124 #define EFX_FILTER_FLAG_TX              0x10
3125 /* Set match flag on the received packet */
3126 #define EFX_FILTER_FLAG_ACTION_FLAG     0x20
3127 /* Set match mark on the received packet */
3128 #define EFX_FILTER_FLAG_ACTION_MARK     0x40
3129
3130 typedef uint8_t efx_filter_flags_t;
3131
3132 /*
3133  * Flags which specify the fields to match on. The values are the same as in the
3134  * MC_CMD_FILTER_OP/MC_CMD_FILTER_OP_EXT commands.
3135  */
3136
3137 /* Match by remote IP host address */
3138 #define EFX_FILTER_MATCH_REM_HOST               0x00000001
3139 /* Match by local IP host address */
3140 #define EFX_FILTER_MATCH_LOC_HOST               0x00000002
3141 /* Match by remote MAC address */
3142 #define EFX_FILTER_MATCH_REM_MAC                0x00000004
3143 /* Match by remote TCP/UDP port */
3144 #define EFX_FILTER_MATCH_REM_PORT               0x00000008
3145 /* Match by remote TCP/UDP port */
3146 #define EFX_FILTER_MATCH_LOC_MAC                0x00000010
3147 /* Match by local TCP/UDP port */
3148 #define EFX_FILTER_MATCH_LOC_PORT               0x00000020
3149 /* Match by Ether-type */
3150 #define EFX_FILTER_MATCH_ETHER_TYPE             0x00000040
3151 /* Match by inner VLAN ID */
3152 #define EFX_FILTER_MATCH_INNER_VID              0x00000080
3153 /* Match by outer VLAN ID */
3154 #define EFX_FILTER_MATCH_OUTER_VID              0x00000100
3155 /* Match by IP transport protocol */
3156 #define EFX_FILTER_MATCH_IP_PROTO               0x00000200
3157 /* Match by VNI or VSID */
3158 #define EFX_FILTER_MATCH_VNI_OR_VSID            0x00000800
3159 /* For encapsulated packets, match by inner frame local MAC address */
3160 #define EFX_FILTER_MATCH_IFRM_LOC_MAC           0x00010000
3161 /* For encapsulated packets, match all multicast inner frames */
3162 #define EFX_FILTER_MATCH_IFRM_UNKNOWN_MCAST_DST 0x01000000
3163 /* For encapsulated packets, match all unicast inner frames */
3164 #define EFX_FILTER_MATCH_IFRM_UNKNOWN_UCAST_DST 0x02000000
3165 /*
3166  * Match by encap type, this flag does not correspond to
3167  * the MCDI match flags and any unoccupied value may be used
3168  */
3169 #define EFX_FILTER_MATCH_ENCAP_TYPE             0x20000000
3170 /* Match otherwise-unmatched multicast and broadcast packets */
3171 #define EFX_FILTER_MATCH_UNKNOWN_MCAST_DST      0x40000000
3172 /* Match otherwise-unmatched unicast packets */
3173 #define EFX_FILTER_MATCH_UNKNOWN_UCAST_DST      0x80000000
3174
3175 typedef uint32_t efx_filter_match_flags_t;
3176
3177 /* Filter priority from lowest to highest */
3178 typedef enum efx_filter_priority_s {
3179         EFX_FILTER_PRI_AUTO = 0,        /* Automatic filter based on device
3180                                          * address list or hardware
3181                                          * requirements. This may only be used
3182                                          * by the filter implementation for
3183                                          * each NIC type. */
3184         EFX_FILTER_PRI_MANUAL,          /* Manually configured filter */
3185         EFX_FILTER_NPRI,
3186 } efx_filter_priority_t;
3187
3188 /*
3189  * FIXME: All these fields are assumed to be in little-endian byte order.
3190  * It may be better for some to be big-endian. See bug42804.
3191  */
3192
3193 typedef struct efx_filter_spec_s {
3194         efx_filter_match_flags_t        efs_match_flags;
3195         uint8_t                         efs_priority;
3196         efx_filter_flags_t              efs_flags;
3197         uint16_t                        efs_dmaq_id;
3198         uint32_t                        efs_rss_context;
3199         uint32_t                        efs_mark;
3200         /*
3201          * Saved lower-priority filter. If it is set, it is restored on
3202          * filter delete operation.
3203          */
3204         struct efx_filter_spec_s        *efs_overridden_spec;
3205         /* Fields below here are hashed for software filter lookup */
3206         uint16_t                        efs_outer_vid;
3207         uint16_t                        efs_inner_vid;
3208         uint8_t                         efs_loc_mac[EFX_MAC_ADDR_LEN];
3209         uint8_t                         efs_rem_mac[EFX_MAC_ADDR_LEN];
3210         uint16_t                        efs_ether_type;
3211         uint8_t                         efs_ip_proto;
3212         efx_tunnel_protocol_t           efs_encap_type;
3213         uint16_t                        efs_loc_port;
3214         uint16_t                        efs_rem_port;
3215         efx_oword_t                     efs_rem_host;
3216         efx_oword_t                     efs_loc_host;
3217         uint8_t                         efs_vni_or_vsid[EFX_VNI_OR_VSID_LEN];
3218         uint8_t                         efs_ifrm_loc_mac[EFX_MAC_ADDR_LEN];
3219 } efx_filter_spec_t;
3220
3221
3222 /* Default values for use in filter specifications */
3223 #define EFX_FILTER_SPEC_RX_DMAQ_ID_DROP         0xfff
3224 #define EFX_FILTER_SPEC_VID_UNSPEC              0xffff
3225
3226 LIBEFX_API
3227 extern  __checkReturn   efx_rc_t
3228 efx_filter_init(
3229         __in            efx_nic_t *enp);
3230
3231 LIBEFX_API
3232 extern                  void
3233 efx_filter_fini(
3234         __in            efx_nic_t *enp);
3235
3236 LIBEFX_API
3237 extern  __checkReturn   efx_rc_t
3238 efx_filter_insert(
3239         __in            efx_nic_t *enp,
3240         __inout         efx_filter_spec_t *spec);
3241
3242 LIBEFX_API
3243 extern  __checkReturn   efx_rc_t
3244 efx_filter_remove(
3245         __in            efx_nic_t *enp,
3246         __inout         efx_filter_spec_t *spec);
3247
3248 LIBEFX_API
3249 extern  __checkReturn   efx_rc_t
3250 efx_filter_restore(
3251         __in            efx_nic_t *enp);
3252
3253 LIBEFX_API
3254 extern  __checkReturn   efx_rc_t
3255 efx_filter_supported_filters(
3256         __in                            efx_nic_t *enp,
3257         __out_ecount(buffer_length)     uint32_t *buffer,
3258         __in                            size_t buffer_length,
3259         __out                           size_t *list_lengthp);
3260
3261 LIBEFX_API
3262 extern                  void
3263 efx_filter_spec_init_rx(
3264         __out           efx_filter_spec_t *spec,
3265         __in            efx_filter_priority_t priority,
3266         __in            efx_filter_flags_t flags,
3267         __in            efx_rxq_t *erp);
3268
3269 LIBEFX_API
3270 extern                  void
3271 efx_filter_spec_init_tx(
3272         __out           efx_filter_spec_t *spec,
3273         __in            efx_txq_t *etp);
3274
3275 LIBEFX_API
3276 extern  __checkReturn   efx_rc_t
3277 efx_filter_spec_set_ipv4_local(
3278         __inout         efx_filter_spec_t *spec,
3279         __in            uint8_t proto,
3280         __in            uint32_t host,
3281         __in            uint16_t port);
3282
3283 LIBEFX_API
3284 extern  __checkReturn   efx_rc_t
3285 efx_filter_spec_set_ipv4_full(
3286         __inout         efx_filter_spec_t *spec,
3287         __in            uint8_t proto,
3288         __in            uint32_t lhost,
3289         __in            uint16_t lport,
3290         __in            uint32_t rhost,
3291         __in            uint16_t rport);
3292
3293 LIBEFX_API
3294 extern  __checkReturn   efx_rc_t
3295 efx_filter_spec_set_eth_local(
3296         __inout         efx_filter_spec_t *spec,
3297         __in            uint16_t vid,
3298         __in            const uint8_t *addr);
3299
3300 LIBEFX_API
3301 extern                  void
3302 efx_filter_spec_set_ether_type(
3303         __inout         efx_filter_spec_t *spec,
3304         __in            uint16_t ether_type);
3305
3306 LIBEFX_API
3307 extern  __checkReturn   efx_rc_t
3308 efx_filter_spec_set_uc_def(
3309         __inout         efx_filter_spec_t *spec);
3310
3311 LIBEFX_API
3312 extern  __checkReturn   efx_rc_t
3313 efx_filter_spec_set_mc_def(
3314         __inout         efx_filter_spec_t *spec);
3315
3316 typedef enum efx_filter_inner_frame_match_e {
3317         EFX_FILTER_INNER_FRAME_MATCH_OTHER = 0,
3318         EFX_FILTER_INNER_FRAME_MATCH_UNKNOWN_MCAST_DST,
3319         EFX_FILTER_INNER_FRAME_MATCH_UNKNOWN_UCAST_DST
3320 } efx_filter_inner_frame_match_t;
3321
3322 LIBEFX_API
3323 extern  __checkReturn   efx_rc_t
3324 efx_filter_spec_set_encap_type(
3325         __inout         efx_filter_spec_t *spec,
3326         __in            efx_tunnel_protocol_t encap_type,
3327         __in            efx_filter_inner_frame_match_t inner_frame_match);
3328
3329 LIBEFX_API
3330 extern  __checkReturn   efx_rc_t
3331 efx_filter_spec_set_vxlan(
3332         __inout         efx_filter_spec_t *spec,
3333         __in            const uint8_t *vni,
3334         __in            const uint8_t *inner_addr,
3335         __in            const uint8_t *outer_addr);
3336
3337 LIBEFX_API
3338 extern  __checkReturn   efx_rc_t
3339 efx_filter_spec_set_geneve(
3340         __inout         efx_filter_spec_t *spec,
3341         __in            const uint8_t *vni,
3342         __in            const uint8_t *inner_addr,
3343         __in            const uint8_t *outer_addr);
3344
3345 LIBEFX_API
3346 extern  __checkReturn   efx_rc_t
3347 efx_filter_spec_set_nvgre(
3348         __inout         efx_filter_spec_t *spec,
3349         __in            const uint8_t *vsid,
3350         __in            const uint8_t *inner_addr,
3351         __in            const uint8_t *outer_addr);
3352
3353 #if EFSYS_OPT_RX_SCALE
3354 LIBEFX_API
3355 extern  __checkReturn   efx_rc_t
3356 efx_filter_spec_set_rss_context(
3357         __inout         efx_filter_spec_t *spec,
3358         __in            uint32_t rss_context);
3359 #endif
3360 #endif  /* EFSYS_OPT_FILTER */
3361
3362 /* HASH */
3363
3364 LIBEFX_API
3365 extern  __checkReturn           uint32_t
3366 efx_hash_dwords(
3367         __in_ecount(count)      uint32_t const *input,
3368         __in                    size_t count,
3369         __in                    uint32_t init);
3370
3371 LIBEFX_API
3372 extern  __checkReturn           uint32_t
3373 efx_hash_bytes(
3374         __in_ecount(length)     uint8_t const *input,
3375         __in                    size_t length,
3376         __in                    uint32_t init);
3377
3378 #if EFSYS_OPT_LICENSING
3379
3380 /* LICENSING */
3381
3382 typedef struct efx_key_stats_s {
3383         uint32_t        eks_valid;
3384         uint32_t        eks_invalid;
3385         uint32_t        eks_blacklisted;
3386         uint32_t        eks_unverifiable;
3387         uint32_t        eks_wrong_node;
3388         uint32_t        eks_licensed_apps_lo;
3389         uint32_t        eks_licensed_apps_hi;
3390         uint32_t        eks_licensed_features_lo;
3391         uint32_t        eks_licensed_features_hi;
3392 } efx_key_stats_t;
3393
3394 LIBEFX_API
3395 extern  __checkReturn           efx_rc_t
3396 efx_lic_init(
3397         __in                    efx_nic_t *enp);
3398
3399 LIBEFX_API
3400 extern                          void
3401 efx_lic_fini(
3402         __in                    efx_nic_t *enp);
3403
3404 LIBEFX_API
3405 extern  __checkReturn   boolean_t
3406 efx_lic_check_support(
3407         __in                    efx_nic_t *enp);
3408
3409 LIBEFX_API
3410 extern  __checkReturn   efx_rc_t
3411 efx_lic_update_licenses(
3412         __in            efx_nic_t *enp);
3413
3414 LIBEFX_API
3415 extern  __checkReturn   efx_rc_t
3416 efx_lic_get_key_stats(
3417         __in            efx_nic_t *enp,
3418         __out           efx_key_stats_t *ksp);
3419
3420 LIBEFX_API
3421 extern  __checkReturn   efx_rc_t
3422 efx_lic_app_state(
3423         __in            efx_nic_t *enp,
3424         __in            uint64_t app_id,
3425         __out           boolean_t *licensedp);
3426
3427 LIBEFX_API
3428 extern  __checkReturn   efx_rc_t
3429 efx_lic_get_id(
3430         __in            efx_nic_t *enp,
3431         __in            size_t buffer_size,
3432         __out           uint32_t *typep,
3433         __out           size_t *lengthp,
3434         __out_opt       uint8_t *bufferp);
3435
3436
3437 LIBEFX_API
3438 extern  __checkReturn           efx_rc_t
3439 efx_lic_find_start(
3440         __in                    efx_nic_t *enp,
3441         __in_bcount(buffer_size)
3442                                 caddr_t bufferp,
3443         __in                    size_t buffer_size,
3444         __out                   uint32_t *startp);
3445
3446 LIBEFX_API
3447 extern  __checkReturn           efx_rc_t
3448 efx_lic_find_end(
3449         __in                    efx_nic_t *enp,
3450         __in_bcount(buffer_size)
3451                                 caddr_t bufferp,
3452         __in                    size_t buffer_size,
3453         __in                    uint32_t offset,
3454         __out                   uint32_t *endp);
3455
3456 LIBEFX_API
3457 extern  __checkReturn   __success(return != B_FALSE)    boolean_t
3458 efx_lic_find_key(
3459         __in                    efx_nic_t *enp,
3460         __in_bcount(buffer_size)
3461                                 caddr_t bufferp,
3462         __in                    size_t buffer_size,
3463         __in                    uint32_t offset,
3464         __out                   uint32_t *startp,
3465         __out                   uint32_t *lengthp);
3466
3467 LIBEFX_API
3468 extern  __checkReturn   __success(return != B_FALSE)    boolean_t
3469 efx_lic_validate_key(
3470         __in                    efx_nic_t *enp,
3471         __in_bcount(length)     caddr_t keyp,
3472         __in                    uint32_t length);
3473
3474 LIBEFX_API
3475 extern  __checkReturn           efx_rc_t
3476 efx_lic_read_key(
3477         __in                    efx_nic_t *enp,
3478         __in_bcount(buffer_size)
3479                                 caddr_t bufferp,
3480         __in                    size_t buffer_size,
3481         __in                    uint32_t offset,
3482         __in                    uint32_t length,
3483         __out_bcount_part(key_max_size, *lengthp)
3484                                 caddr_t keyp,
3485         __in                    size_t key_max_size,
3486         __out                   uint32_t *lengthp);
3487
3488 LIBEFX_API
3489 extern  __checkReturn           efx_rc_t
3490 efx_lic_write_key(
3491         __in                    efx_nic_t *enp,
3492         __in_bcount(buffer_size)
3493                                 caddr_t bufferp,
3494         __in                    size_t buffer_size,
3495         __in                    uint32_t offset,
3496         __in_bcount(length)     caddr_t keyp,
3497         __in                    uint32_t length,
3498         __out                   uint32_t *lengthp);
3499
3500 LIBEFX_API
3501 extern  __checkReturn           efx_rc_t
3502 efx_lic_delete_key(
3503         __in                    efx_nic_t *enp,
3504         __in_bcount(buffer_size)
3505                                 caddr_t bufferp,
3506         __in                    size_t buffer_size,
3507         __in                    uint32_t offset,
3508         __in                    uint32_t length,
3509         __in                    uint32_t end,
3510         __out                   uint32_t *deltap);
3511
3512 LIBEFX_API
3513 extern  __checkReturn           efx_rc_t
3514 efx_lic_create_partition(
3515         __in                    efx_nic_t *enp,
3516         __in_bcount(buffer_size)
3517                                 caddr_t bufferp,
3518         __in                    size_t buffer_size);
3519
3520 extern  __checkReturn           efx_rc_t
3521 efx_lic_finish_partition(
3522         __in                    efx_nic_t *enp,
3523         __in_bcount(buffer_size)
3524                                 caddr_t bufferp,
3525         __in                    size_t buffer_size);
3526
3527 #endif  /* EFSYS_OPT_LICENSING */
3528
3529 /* TUNNEL */
3530
3531 #if EFSYS_OPT_TUNNEL
3532
3533 LIBEFX_API
3534 extern  __checkReturn   efx_rc_t
3535 efx_tunnel_init(
3536         __in            efx_nic_t *enp);
3537
3538 LIBEFX_API
3539 extern                  void
3540 efx_tunnel_fini(
3541         __in            efx_nic_t *enp);
3542
3543 /*
3544  * For overlay network encapsulation using UDP, the firmware needs to know
3545  * the configured UDP port for the overlay so it can decode encapsulated
3546  * frames correctly.
3547  * The UDP port/protocol list is global.
3548  */
3549
3550 LIBEFX_API
3551 extern  __checkReturn   efx_rc_t
3552 efx_tunnel_config_udp_add(
3553         __in            efx_nic_t *enp,
3554         __in            uint16_t port /* host/cpu-endian */,
3555         __in            efx_tunnel_protocol_t protocol);
3556
3557 LIBEFX_API
3558 extern  __checkReturn   efx_rc_t
3559 efx_tunnel_config_udp_remove(
3560         __in            efx_nic_t *enp,
3561         __in            uint16_t port /* host/cpu-endian */,
3562         __in            efx_tunnel_protocol_t protocol);
3563
3564 LIBEFX_API
3565 extern                  void
3566 efx_tunnel_config_clear(
3567         __in            efx_nic_t *enp);
3568
3569 /**
3570  * Apply tunnel UDP ports configuration to hardware.
3571  *
3572  * EAGAIN is returned if hardware will be reset (datapath and managment CPU
3573  * reboot).
3574  */
3575 LIBEFX_API
3576 extern  __checkReturn   efx_rc_t
3577 efx_tunnel_reconfigure(
3578         __in            efx_nic_t *enp);
3579
3580 #endif /* EFSYS_OPT_TUNNEL */
3581
3582 #if EFSYS_OPT_FW_SUBVARIANT_AWARE
3583
3584 /**
3585  * Firmware subvariant choice options.
3586  *
3587  * It may be switched to no Tx checksum if attached drivers are either
3588  * preboot or firmware subvariant aware and no VIS are allocated.
3589  * If may be always switched to default explicitly using set request or
3590  * implicitly if unaware driver is attaching. If switching is done when
3591  * a driver is attached, it gets MC_REBOOT event and should recreate its
3592  * datapath.
3593  *
3594  * See SF-119419-TC DPDK Firmware Driver Interface and
3595  * SF-109306-TC EF10 for Driver Writers for details.
3596  */
3597 typedef enum efx_nic_fw_subvariant_e {
3598         EFX_NIC_FW_SUBVARIANT_DEFAULT = 0,
3599         EFX_NIC_FW_SUBVARIANT_NO_TX_CSUM = 1,
3600         EFX_NIC_FW_SUBVARIANT_NTYPES
3601 } efx_nic_fw_subvariant_t;
3602
3603 LIBEFX_API
3604 extern  __checkReturn   efx_rc_t
3605 efx_nic_get_fw_subvariant(
3606         __in            efx_nic_t *enp,
3607         __out           efx_nic_fw_subvariant_t *subvariantp);
3608
3609 LIBEFX_API
3610 extern  __checkReturn   efx_rc_t
3611 efx_nic_set_fw_subvariant(
3612         __in            efx_nic_t *enp,
3613         __in            efx_nic_fw_subvariant_t subvariant);
3614
3615 #endif  /* EFSYS_OPT_FW_SUBVARIANT_AWARE */
3616
3617 typedef enum efx_phy_fec_type_e {
3618         EFX_PHY_FEC_NONE = 0,
3619         EFX_PHY_FEC_BASER,
3620         EFX_PHY_FEC_RS
3621 } efx_phy_fec_type_t;
3622
3623 LIBEFX_API
3624 extern  __checkReturn   efx_rc_t
3625 efx_phy_fec_type_get(
3626         __in            efx_nic_t *enp,
3627         __out           efx_phy_fec_type_t *typep);
3628
3629 typedef struct efx_phy_link_state_s {
3630         uint32_t                epls_adv_cap_mask;
3631         uint32_t                epls_lp_cap_mask;
3632         uint32_t                epls_ld_cap_mask;
3633         unsigned int            epls_fcntl;
3634         efx_phy_fec_type_t      epls_fec;
3635         efx_link_mode_t         epls_link_mode;
3636 } efx_phy_link_state_t;
3637
3638 LIBEFX_API
3639 extern  __checkReturn   efx_rc_t
3640 efx_phy_link_state_get(
3641         __in            efx_nic_t *enp,
3642         __out           efx_phy_link_state_t  *eplsp);
3643
3644
3645 #if EFSYS_OPT_EVB
3646
3647 typedef uint32_t efx_vswitch_id_t;
3648 typedef uint32_t efx_vport_id_t;
3649
3650 typedef enum efx_vswitch_type_e {
3651         EFX_VSWITCH_TYPE_VLAN = 1,
3652         EFX_VSWITCH_TYPE_VEB,
3653         /* VSWITCH_TYPE_VEPA: obsolete */
3654         EFX_VSWITCH_TYPE_MUX = 4,
3655 } efx_vswitch_type_t;
3656
3657 typedef enum efx_vport_type_e {
3658         EFX_VPORT_TYPE_NORMAL = 4,
3659         EFX_VPORT_TYPE_EXPANSION,
3660         EFX_VPORT_TYPE_TEST,
3661 } efx_vport_type_t;
3662
3663 /* Unspecified VLAN ID to support disabling of VLAN filtering */
3664 #define EFX_FILTER_VID_UNSPEC   0xffff
3665 #define EFX_DEFAULT_VSWITCH_ID  1
3666
3667 /* Default VF VLAN ID on creation */
3668 #define         EFX_VF_VID_DEFAULT      EFX_FILTER_VID_UNSPEC
3669 #define         EFX_VPORT_ID_INVALID    0
3670
3671 typedef struct efx_vport_config_s {
3672         /* Either VF index or 0xffff for PF */
3673         uint16_t        evc_function;
3674         /* VLAN ID of the associated function */
3675         uint16_t        evc_vid;
3676         /* vport id shared with client driver */
3677         efx_vport_id_t  evc_vport_id;
3678         /* MAC address of the associated function */
3679         uint8_t         evc_mac_addr[EFX_MAC_ADDR_LEN];
3680         /*
3681          * vports created with this flag set may only transfer traffic on the
3682          * VLANs permitted by the vport. Also, an attempt to install filter with
3683          * VLAN will be refused unless requesting function has VLAN privilege.
3684          */
3685         boolean_t       evc_vlan_restrict;
3686         /* Whether this function is assigned or not */
3687         boolean_t       evc_vport_assigned;
3688 } efx_vport_config_t;
3689
3690 typedef struct  efx_vswitch_s   efx_vswitch_t;
3691
3692 LIBEFX_API
3693 extern  __checkReturn   efx_rc_t
3694 efx_evb_init(
3695         __in            efx_nic_t *enp);
3696
3697 LIBEFX_API
3698 extern                  void
3699 efx_evb_fini(
3700         __in            efx_nic_t *enp);
3701
3702 LIBEFX_API
3703 extern  __checkReturn   efx_rc_t
3704 efx_evb_vswitch_create(
3705         __in                            efx_nic_t *enp,
3706         __in                            uint32_t num_vports,
3707         __inout_ecount(num_vports)      efx_vport_config_t *vport_configp,
3708         __deref_out                     efx_vswitch_t **evpp);
3709
3710 LIBEFX_API
3711 extern  __checkReturn   efx_rc_t
3712 efx_evb_vswitch_destroy(
3713         __in                            efx_nic_t *enp,
3714         __in                            efx_vswitch_t *evp);
3715
3716 LIBEFX_API
3717 extern  __checkReturn                   efx_rc_t
3718 efx_evb_vport_mac_set(
3719         __in                            efx_nic_t *enp,
3720         __in                            efx_vswitch_t *evp,
3721         __in                            efx_vport_id_t vport_id,
3722         __in_bcount(EFX_MAC_ADDR_LEN)   uint8_t *addrp);
3723
3724 LIBEFX_API
3725 extern  __checkReturn   efx_rc_t
3726 efx_evb_vport_vlan_set(
3727         __in            efx_nic_t *enp,
3728         __in            efx_vswitch_t *evp,
3729         __in            efx_vport_id_t vport_id,
3730         __in            uint16_t vid);
3731
3732 LIBEFX_API
3733 extern  __checkReturn                   efx_rc_t
3734 efx_evb_vport_reset(
3735         __in                            efx_nic_t *enp,
3736         __in                            efx_vswitch_t *evp,
3737         __in                            efx_vport_id_t vport_id,
3738         __in_bcount(EFX_MAC_ADDR_LEN)   uint8_t *addrp,
3739         __in                            uint16_t vid,
3740         __out                           boolean_t *is_fn_resetp);
3741
3742 LIBEFX_API
3743 extern  __checkReturn   efx_rc_t
3744 efx_evb_vport_stats(
3745         __in            efx_nic_t *enp,
3746         __in            efx_vswitch_t *evp,
3747         __in            efx_vport_id_t vport_id,
3748         __out           efsys_mem_t *stats_bufferp);
3749
3750 #endif /* EFSYS_OPT_EVB */
3751
3752 #if EFSYS_OPT_MCDI_PROXY_AUTH_SERVER
3753
3754 typedef struct efx_proxy_auth_config_s {
3755         efsys_mem_t     *request_bufferp;
3756         efsys_mem_t     *response_bufferp;
3757         efsys_mem_t     *status_bufferp;
3758         uint32_t        block_cnt;
3759         uint32_t        *op_listp;
3760         size_t          op_count;
3761         uint32_t        handled_privileges;
3762 } efx_proxy_auth_config_t;
3763
3764 typedef struct efx_proxy_cmd_params_s {
3765         uint32_t        pf_index;
3766         uint32_t        vf_index;
3767         uint8_t         *request_bufferp;
3768         size_t          request_size;
3769         uint8_t         *response_bufferp;
3770         size_t          response_size;
3771         size_t          *response_size_actualp;
3772 } efx_proxy_cmd_params_t;
3773
3774 LIBEFX_API
3775 extern  __checkReturn   efx_rc_t
3776 efx_proxy_auth_init(
3777         __in            efx_nic_t *enp);
3778
3779 LIBEFX_API
3780 extern                  void
3781 efx_proxy_auth_fini(
3782         __in            efx_nic_t *enp);
3783
3784 LIBEFX_API
3785 extern  __checkReturn   efx_rc_t
3786 efx_proxy_auth_configure(
3787         __in            efx_nic_t *enp,
3788         __in            efx_proxy_auth_config_t *configp);
3789
3790 LIBEFX_API
3791 extern  __checkReturn   efx_rc_t
3792 efx_proxy_auth_destroy(
3793         __in            efx_nic_t *enp,
3794         __in            uint32_t handled_privileges);
3795
3796 LIBEFX_API
3797 extern  __checkReturn   efx_rc_t
3798 efx_proxy_auth_complete_request(
3799         __in            efx_nic_t *enp,
3800         __in            uint32_t fn_index,
3801         __in            uint32_t proxy_result,
3802         __in            uint32_t handle);
3803
3804 LIBEFX_API
3805 extern  __checkReturn   efx_rc_t
3806 efx_proxy_auth_exec_cmd(
3807         __in            efx_nic_t *enp,
3808         __inout         efx_proxy_cmd_params_t *paramsp);
3809
3810 LIBEFX_API
3811 extern  __checkReturn   efx_rc_t
3812 efx_proxy_auth_set_privilege_mask(
3813         __in            efx_nic_t *enp,
3814         __in            uint32_t vf_index,
3815         __in            uint32_t mask,
3816         __in            uint32_t value);
3817
3818 LIBEFX_API
3819 extern  __checkReturn   efx_rc_t
3820 efx_proxy_auth_privilege_mask_get(
3821         __in            efx_nic_t *enp,
3822         __in            uint32_t pf_index,
3823         __in            uint32_t vf_index,
3824         __out           uint32_t *maskp);
3825
3826 LIBEFX_API
3827 extern  __checkReturn   efx_rc_t
3828 efx_proxy_auth_privilege_modify(
3829         __in            efx_nic_t *enp,
3830         __in            uint32_t pf_index,
3831         __in            uint32_t vf_index,
3832         __in            uint32_t add_privileges_mask,
3833         __in            uint32_t remove_privileges_mask);
3834
3835 #endif /* EFSYS_OPT_MCDI_PROXY_AUTH_SERVER */
3836
3837 #ifdef  __cplusplus
3838 }
3839 #endif
3840
3841 #endif  /* _SYS_EFX_H */