common/sfc_efx/base: update MCDI headers
[dpdk.git] / drivers / common / sfc_efx / base / efx_regs_mcdi.h
1 /* SPDX-License-Identifier: BSD-3-Clause
2  *
3  * Copyright(c) 2019-2021 Xilinx, Inc.
4  * Copyright(c) 2008-2019 Solarflare Communications Inc.
5  */
6
7 /*
8  * This file is automatically generated. DO NOT EDIT IT.
9  * To make changes, edit the .yml files in smartnic_registry under doc/mcdi/ and
10  * rebuild this file with "make mcdi_headers_v5".
11  */
12
13 #ifndef _SIENA_MC_DRIVER_PCOL_H
14 #define _SIENA_MC_DRIVER_PCOL_H
15
16
17 /* Values to be written into FMCR_CZ_RESET_STATE_REG to control boot. */
18 /* Power-on reset state */
19 #define MC_FW_STATE_POR (1)
20 /* If this is set in MC_RESET_STATE_REG then it should be
21  * possible to jump into IMEM without loading code from flash. */
22 #define MC_FW_WARM_BOOT_OK (2)
23 /* The MC main image has started to boot. */
24 #define MC_FW_STATE_BOOTING (4)
25 /* The Scheduler has started. */
26 #define MC_FW_STATE_SCHED (8)
27 /* If this is set in MC_RESET_STATE_REG then it should be
28  * possible to jump into IMEM without loading code from flash.
29  * Unlike a warm boot, assume DMEM has been reloaded, so that
30  * the MC persistent data must be reinitialised. */
31 #define MC_FW_TEPID_BOOT_OK (16)
32 /* We have entered the main firmware via recovery mode.  This
33  * means that MC persistent data must be reinitialised, but that
34  * we shouldn't touch PCIe config. */
35 #define MC_FW_RECOVERY_MODE_PCIE_INIT_OK (32)
36 /* BIST state has been initialized */
37 #define MC_FW_BIST_INIT_OK (128)
38
39 /* Siena MC shared memmory offsets */
40 /* The 'doorbell' addresses are hard-wired to alert the MC when written */
41 #define MC_SMEM_P0_DOORBELL_OFST        0x000
42 #define MC_SMEM_P1_DOORBELL_OFST        0x004
43 /* The rest of these are firmware-defined */
44 #define MC_SMEM_P0_PDU_OFST             0x008
45 #define MC_SMEM_P1_PDU_OFST             0x108
46 #define MC_SMEM_PDU_LEN                 0x100
47 #define MC_SMEM_P0_PTP_TIME_OFST        0x7f0
48 #define MC_SMEM_P0_STATUS_OFST          0x7f8
49 #define MC_SMEM_P1_STATUS_OFST          0x7fc
50
51 /* Values to be written to the per-port status dword in shared
52  * memory on reboot and assert */
53 #define MC_STATUS_DWORD_REBOOT (0xb007b007)
54 #define MC_STATUS_DWORD_ASSERT (0xdeaddead)
55
56 /* Check whether an mcfw version (in host order) belongs to a bootloader */
57 #define MC_FW_VERSION_IS_BOOTLOADER(_v) (((_v) >> 16) == 0xb007)
58
59 /* The current version of the MCDI protocol.
60  *
61  * Note that the ROM burnt into the card only talks V0, so at the very
62  * least every driver must support version 0 and MCDI_PCOL_VERSION
63  */
64 #ifdef WITH_MCDI_V2
65 #define MCDI_PCOL_VERSION 2
66 #else
67 #define MCDI_PCOL_VERSION 1
68 #endif
69
70 /* Unused commands: 0x23, 0x27, 0x30, 0x31 */
71
72 /* MCDI version 1
73  *
74  * Each MCDI request starts with an MCDI_HEADER, which is a 32bit
75  * structure, filled in by the client.
76  *
77  *       0       7  8     16    20     22  23  24    31
78  *      | CODE | R | LEN | SEQ | Rsvd | E | R | XFLAGS |
79  *               |                      |   |
80  *               |                      |   \--- Response
81  *               |                      \------- Error
82  *               \------------------------------ Resync (always set)
83  *
84  * The client writes it's request into MC shared memory, and rings the
85  * doorbell. Each request is completed by either by the MC writting
86  * back into shared memory, or by writting out an event.
87  *
88  * All MCDI commands support completion by shared memory response. Each
89  * request may also contain additional data (accounted for by HEADER.LEN),
90  * and some response's may also contain additional data (again, accounted
91  * for by HEADER.LEN).
92  *
93  * Some MCDI commands support completion by event, in which any associated
94  * response data is included in the event.
95  *
96  * The protocol requires one response to be delivered for every request, a
97  * request should not be sent unless the response for the previous request
98  * has been received (either by polling shared memory, or by receiving
99  * an event).
100  */
101
102 /** Request/Response structure */
103 #define MCDI_HEADER_OFST 0
104 #define MCDI_HEADER_CODE_LBN 0
105 #define MCDI_HEADER_CODE_WIDTH 7
106 #define MCDI_HEADER_RESYNC_LBN 7
107 #define MCDI_HEADER_RESYNC_WIDTH 1
108 #define MCDI_HEADER_DATALEN_LBN 8
109 #define MCDI_HEADER_DATALEN_WIDTH 8
110 #define MCDI_HEADER_SEQ_LBN 16
111 #define MCDI_HEADER_SEQ_WIDTH 4
112 #define MCDI_HEADER_RSVD_LBN 20
113 #define MCDI_HEADER_RSVD_WIDTH 1
114 #define MCDI_HEADER_NOT_EPOCH_LBN 21
115 #define MCDI_HEADER_NOT_EPOCH_WIDTH 1
116 #define MCDI_HEADER_ERROR_LBN 22
117 #define MCDI_HEADER_ERROR_WIDTH 1
118 #define MCDI_HEADER_RESPONSE_LBN 23
119 #define MCDI_HEADER_RESPONSE_WIDTH 1
120 #define MCDI_HEADER_XFLAGS_LBN 24
121 #define MCDI_HEADER_XFLAGS_WIDTH 8
122 /* Request response using event */
123 #define MCDI_HEADER_XFLAGS_EVREQ 0x01
124 /* Request (and signal) early doorbell return */
125 #define MCDI_HEADER_XFLAGS_DBRET 0x02
126
127 /* Maximum number of payload bytes */
128 #define MCDI_CTL_SDU_LEN_MAX_V1 0xfc
129 #define MCDI_CTL_SDU_LEN_MAX_V2 0x400
130
131 #ifdef WITH_MCDI_V2
132 #define MCDI_CTL_SDU_LEN_MAX MCDI_CTL_SDU_LEN_MAX_V2
133 #else
134 #define MCDI_CTL_SDU_LEN_MAX MCDI_CTL_SDU_LEN_MAX_V1
135 #endif
136
137
138 /* The MC can generate events for two reasons:
139  *   - To advance a shared memory request if XFLAGS_EVREQ was set
140  *   - As a notification (link state, i2c event), controlled
141  *     via MC_CMD_LOG_CTRL
142  *
143  * Both events share a common structure:
144  *
145  *  0      32     33      36    44     52     60
146  * | Data | Cont | Level | Src | Code | Rsvd |
147  *           |
148  *           \ There is another event pending in this notification
149  *
150  * If Code==CMDDONE, then the fields are further interpreted as:
151  *
152  *   - LEVEL==INFO    Command succeeded
153  *   - LEVEL==ERR     Command failed
154  *
155  *    0     8         16      24     32
156  *   | Seq | Datalen | Errno | Rsvd |
157  *
158  *   These fields are taken directly out of the standard MCDI header, i.e.,
159  *   LEVEL==ERR, Datalen == 0 => Reboot
160  *
161  * Events can be squirted out of the UART (using LOG_CTRL) without a
162  * MCDI header.  An event can be distinguished from a MCDI response by
163  * examining the first byte which is 0xc0.  This corresponds to the
164  * non-existent MCDI command MC_CMD_DEBUG_LOG.
165  *
166  *      0         7        8
167  *     | command | Resync |     = 0xc0
168  *
169  * Since the event is written in big-endian byte order, this works
170  * providing bits 56-63 of the event are 0xc0.
171  *
172  *      56     60  63
173  *     | Rsvd | Code |    = 0xc0
174  *
175  * Which means for convenience the event code is 0xc for all MC
176  * generated events.
177  */
178 #define FSE_AZ_EV_CODE_MCDI_EVRESPONSE 0xc
179
180
181
182 #define MC_CMD_ERR_CODE_OFST 0
183 #define MC_CMD_ERR_PROXY_PENDING_HANDLE_OFST 4
184
185 /* We define 8 "escape" commands to allow
186    for command number space extension */
187
188 #define MC_CMD_CMD_SPACE_ESCAPE_0             0x78
189 #define MC_CMD_CMD_SPACE_ESCAPE_1             0x79
190 #define MC_CMD_CMD_SPACE_ESCAPE_2             0x7A
191 #define MC_CMD_CMD_SPACE_ESCAPE_3             0x7B
192 #define MC_CMD_CMD_SPACE_ESCAPE_4             0x7C
193 #define MC_CMD_CMD_SPACE_ESCAPE_5             0x7D
194 #define MC_CMD_CMD_SPACE_ESCAPE_6             0x7E
195 #define MC_CMD_CMD_SPACE_ESCAPE_7             0x7F
196
197 /* Vectors in the boot ROM */
198 /* Point to the copycode entry point. */
199 #define SIENA_MC_BOOTROM_COPYCODE_VEC (0x800 - 3 * 0x4)
200 #define HUNT_MC_BOOTROM_COPYCODE_VEC (0x8000 - 3 * 0x4)
201 #define MEDFORD_MC_BOOTROM_COPYCODE_VEC (0x10000 - 3 * 0x4)
202 /* Points to the recovery mode entry point. Misnamed but kept for compatibility. */
203 #define SIENA_MC_BOOTROM_NOFLASH_VEC (0x800 - 2 * 0x4)
204 #define HUNT_MC_BOOTROM_NOFLASH_VEC (0x8000 - 2 * 0x4)
205 #define MEDFORD_MC_BOOTROM_NOFLASH_VEC (0x10000 - 2 * 0x4)
206 /* Points to the recovery mode entry point. Same as above, but the right name. */
207 #define SIENA_MC_BOOTROM_RECOVERY_VEC (0x800 - 2 * 0x4)
208 #define HUNT_MC_BOOTROM_RECOVERY_VEC (0x8000 - 2 * 0x4)
209 #define MEDFORD_MC_BOOTROM_RECOVERY_VEC (0x10000 - 2 * 0x4)
210
211 /* Points to noflash mode entry point. */
212 #define MEDFORD_MC_BOOTROM_REAL_NOFLASH_VEC (0x10000 - 4 * 0x4)
213
214 /* The command set exported by the boot ROM (MCDI v0) */
215 #define MC_CMD_GET_VERSION_V0_SUPPORTED_FUNCS {         \
216         (1 << MC_CMD_READ32)    |                       \
217         (1 << MC_CMD_WRITE32)   |                       \
218         (1 << MC_CMD_COPYCODE)  |                       \
219         (1 << MC_CMD_GET_VERSION),                      \
220         0, 0, 0 }
221
222 #define MC_CMD_SENSOR_INFO_OUT_OFFSET_OFST(_x)          \
223         (MC_CMD_SENSOR_ENTRY_OFST + (_x))
224
225 #define MC_CMD_DBI_WRITE_IN_ADDRESS_OFST(n)             \
226         (MC_CMD_DBI_WRITE_IN_DBIWROP_OFST +             \
227          MC_CMD_DBIWROP_TYPEDEF_ADDRESS_OFST +          \
228          (n) * MC_CMD_DBIWROP_TYPEDEF_LEN)
229
230 #define MC_CMD_DBI_WRITE_IN_BYTE_MASK_OFST(n)           \
231         (MC_CMD_DBI_WRITE_IN_DBIWROP_OFST +             \
232          MC_CMD_DBIWROP_TYPEDEF_BYTE_MASK_OFST +        \
233          (n) * MC_CMD_DBIWROP_TYPEDEF_LEN)
234
235 #define MC_CMD_DBI_WRITE_IN_VALUE_OFST(n)               \
236         (MC_CMD_DBI_WRITE_IN_DBIWROP_OFST +             \
237          MC_CMD_DBIWROP_TYPEDEF_VALUE_OFST +            \
238          (n) * MC_CMD_DBIWROP_TYPEDEF_LEN)
239
240 /* This may be ORed with an EVB_PORT_ID_xxx constant to pass a non-default
241  * stack ID (which must be in the range 1-255) along with an EVB port ID.
242  */
243 #define EVB_STACK_ID(n)  (((n) & 0xff) << 16)
244
245
246 #ifdef WITH_MCDI_V2
247
248 /* Version 2 adds an optional argument to error returns: the errno value
249  * may be followed by the (0-based) number of the first argument that
250  * could not be processed.
251  */
252 #define MC_CMD_ERR_ARG_OFST 4
253
254 #endif
255
256 /* MC_CMD_ERR enum: Public MCDI error codes. Error codes that correspond to
257  * POSIX errnos should use the same numeric values that linux does. Error codes
258  * specific to Solarflare firmware should use values in the range 0x1000 -
259  * 0x10ff. The range 0x2000 - 0x20ff is reserved for private error codes (see
260  * MC_CMD_ERR_PRIV below).
261  */
262 /* enum: Operation not permitted. */
263 #define MC_CMD_ERR_EPERM 0x1
264 /* enum: Non-existent command target */
265 #define MC_CMD_ERR_ENOENT 0x2
266 /* enum: assert() has killed the MC */
267 #define MC_CMD_ERR_EINTR 0x4
268 /* enum: I/O failure */
269 #define MC_CMD_ERR_EIO 0x5
270 /* enum: Already exists */
271 #define MC_CMD_ERR_EEXIST 0x6
272 /* enum: Try again */
273 #define MC_CMD_ERR_EAGAIN 0xb
274 /* enum: Out of memory */
275 #define MC_CMD_ERR_ENOMEM 0xc
276 /* enum: Caller does not hold required locks */
277 #define MC_CMD_ERR_EACCES 0xd
278 /* enum: Resource is currently unavailable (e.g. lock contention) */
279 #define MC_CMD_ERR_EBUSY 0x10
280 /* enum: No such device */
281 #define MC_CMD_ERR_ENODEV 0x13
282 /* enum: Invalid argument to target */
283 #define MC_CMD_ERR_EINVAL 0x16
284 /* enum: No space */
285 #define MC_CMD_ERR_ENOSPC 0x1c
286 /* enum: Read-only */
287 #define MC_CMD_ERR_EROFS 0x1e
288 /* enum: Broken pipe */
289 #define MC_CMD_ERR_EPIPE 0x20
290 /* enum: Out of range */
291 #define MC_CMD_ERR_ERANGE 0x22
292 /* enum: Non-recursive resource is already acquired */
293 #define MC_CMD_ERR_EDEADLK 0x23
294 /* enum: Operation not implemented */
295 #define MC_CMD_ERR_ENOSYS 0x26
296 /* enum: Operation timed out */
297 #define MC_CMD_ERR_ETIME 0x3e
298 /* enum: Link has been severed */
299 #define MC_CMD_ERR_ENOLINK 0x43
300 /* enum: Protocol error */
301 #define MC_CMD_ERR_EPROTO 0x47
302 /* enum: Bad message */
303 #define MC_CMD_ERR_EBADMSG 0x4a
304 /* enum: Operation not supported */
305 #define MC_CMD_ERR_ENOTSUP 0x5f
306 /* enum: Address not available */
307 #define MC_CMD_ERR_EADDRNOTAVAIL 0x63
308 /* enum: Not connected */
309 #define MC_CMD_ERR_ENOTCONN 0x6b
310 /* enum: Operation already in progress */
311 #define MC_CMD_ERR_EALREADY 0x72
312 /* enum: Stale handle. The handle references a resource that no longer exists.
313  */
314 #define MC_CMD_ERR_ESTALE 0x74
315 /* enum: Resource allocation failed. */
316 #define MC_CMD_ERR_ALLOC_FAIL 0x1000
317 /* enum: V-adaptor not found. */
318 #define MC_CMD_ERR_NO_VADAPTOR 0x1001
319 /* enum: EVB port not found. */
320 #define MC_CMD_ERR_NO_EVB_PORT 0x1002
321 /* enum: V-switch not found. */
322 #define MC_CMD_ERR_NO_VSWITCH 0x1003
323 /* enum: Too many VLAN tags. */
324 #define MC_CMD_ERR_VLAN_LIMIT 0x1004
325 /* enum: Bad PCI function number. */
326 #define MC_CMD_ERR_BAD_PCI_FUNC 0x1005
327 /* enum: Invalid VLAN mode. */
328 #define MC_CMD_ERR_BAD_VLAN_MODE 0x1006
329 /* enum: Invalid v-switch type. */
330 #define MC_CMD_ERR_BAD_VSWITCH_TYPE 0x1007
331 /* enum: Invalid v-port type. */
332 #define MC_CMD_ERR_BAD_VPORT_TYPE 0x1008
333 /* enum: MAC address exists. */
334 #define MC_CMD_ERR_MAC_EXIST 0x1009
335 /* enum: Slave core not present */
336 #define MC_CMD_ERR_SLAVE_NOT_PRESENT 0x100a
337 /* enum: The datapath is disabled. */
338 #define MC_CMD_ERR_DATAPATH_DISABLED 0x100b
339 /* enum: The requesting client is not a function */
340 #define MC_CMD_ERR_CLIENT_NOT_FN 0x100c
341 /* enum: The requested operation might require the command to be passed between
342  * MCs, and thetransport doesn't support that. Should only ever been seen over
343  * the UART.
344  */
345 #define MC_CMD_ERR_TRANSPORT_NOPROXY 0x100d
346 /* enum: VLAN tag(s) exists */
347 #define MC_CMD_ERR_VLAN_EXIST 0x100e
348 /* enum: No MAC address assigned to an EVB port */
349 #define MC_CMD_ERR_NO_MAC_ADDR 0x100f
350 /* enum: Notifies the driver that the request has been relayed to an admin
351  * function for authorization. The driver should wait for a PROXY_RESPONSE
352  * event and then resend its request. This error code is followed by a 32-bit
353  * handle that helps matching it with the respective PROXY_RESPONSE event.
354  */
355 #define MC_CMD_ERR_PROXY_PENDING 0x1010
356 /* enum: The request cannot be passed for authorization because another request
357  * from the same function is currently being authorized. The drvier should try
358  * again later.
359  */
360 #define MC_CMD_ERR_PROXY_INPROGRESS 0x1011
361 /* enum: Returned by MC_CMD_PROXY_COMPLETE if the caller is not the function
362  * that has enabled proxying or BLOCK_INDEX points to a function that doesn't
363  * await an authorization.
364  */
365 #define MC_CMD_ERR_PROXY_UNEXPECTED 0x1012
366 /* enum: This code is currently only used internally in FW. Its meaning is that
367  * an operation failed due to lack of SR-IOV privilege. Normally it is
368  * translated to EPERM by send_cmd_err(), but it may also be used to trigger
369  * some special mechanism for handling such case, e.g. to relay the failed
370  * request to a designated admin function for authorization.
371  */
372 #define MC_CMD_ERR_NO_PRIVILEGE 0x1013
373 /* enum: Workaround 26807 could not be turned on/off because some functions
374  * have already installed filters. See the comment at
375  * MC_CMD_WORKAROUND_BUG26807. May also returned for other operations such as
376  * sub-variant switching.
377  */
378 #define MC_CMD_ERR_FILTERS_PRESENT 0x1014
379 /* enum: The clock whose frequency you've attempted to set set doesn't exist on
380  * this NIC
381  */
382 #define MC_CMD_ERR_NO_CLOCK 0x1015
383 /* enum: Returned by MC_CMD_TESTASSERT if the action that should have caused an
384  * assertion failed to do so.
385  */
386 #define MC_CMD_ERR_UNREACHABLE 0x1016
387 /* enum: This command needs to be processed in the background but there were no
388  * resources to do so. Send it again after a command has completed.
389  */
390 #define MC_CMD_ERR_QUEUE_FULL 0x1017
391 /* enum: The operation could not be completed because the PCIe link has gone
392  * away. This error code is never expected to be returned over the TLP
393  * transport.
394  */
395 #define MC_CMD_ERR_NO_PCIE 0x1018
396 /* enum: The operation could not be completed because the datapath has gone
397  * away. This is distinct from MC_CMD_ERR_DATAPATH_DISABLED in that the
398  * datapath absence may be temporary
399  */
400 #define MC_CMD_ERR_NO_DATAPATH 0x1019
401 /* enum: The operation could not complete because some VIs are allocated */
402 #define MC_CMD_ERR_VIS_PRESENT 0x101a
403 /* enum: The operation could not complete because some PIO buffers are
404  * allocated
405  */
406 #define MC_CMD_ERR_PIOBUFS_PRESENT 0x101b
407
408 /* MC_CMD_RESOURCE_SPECIFIER enum */
409 /* enum: Any */
410 #define MC_CMD_RESOURCE_INSTANCE_ANY 0xffffffff
411 #define MC_CMD_RESOURCE_INSTANCE_NONE 0xfffffffe /* enum */
412
413 /* MC_CMD_FPGA_FLASH_INDEX enum */
414 #define MC_CMD_FPGA_FLASH_PRIMARY 0x0 /* enum */
415 #define MC_CMD_FPGA_FLASH_SECONDARY 0x1 /* enum */
416
417 /* MC_CMD_EXTERNAL_MAE_LINK_MODE enum */
418 /* enum: Legacy mode as described in XN-200039-TC. */
419 #define MC_CMD_EXTERNAL_MAE_LINK_MODE_LEGACY 0x0
420 /* enum: Switchdev mode as described in XN-200039-TC. */
421 #define MC_CMD_EXTERNAL_MAE_LINK_MODE_SWITCHDEV 0x1
422 /* enum: Bootstrap mode as described in XN-200039-TC. */
423 #define MC_CMD_EXTERNAL_MAE_LINK_MODE_BOOTSTRAP 0x2
424 /* enum: Link-mode change is in-progress as described in XN-200039-TC. */
425 #define MC_CMD_EXTERNAL_MAE_LINK_MODE_PENDING 0xf
426
427 /* PCIE_INTERFACE enum: From EF100 onwards, SFC products can have multiple PCIe
428  * interfaces. There is a need to refer to interfaces explicitly from drivers
429  * (for example, a management driver on one interface administering a function
430  * on another interface). This enumeration provides stable identifiers to all
431  * interfaces present on a product. Product documentation will specify which
432  * interfaces exist and their associated identifier. In general, drivers,
433  * should not assign special meanings to specific values. Instead, behaviour
434  * should be determined by NIC configuration, which will identify interfaces
435  * where appropriate.
436  */
437 /* enum: Primary host interfaces. Typically (i.e. for all known SFC products)
438  * the interface exposed on the edge connector (or form factor equivalent).
439  */
440 #define PCIE_INTERFACE_HOST_PRIMARY 0x0
441 /* enum: Riverhead and keystone products have a second PCIe interface to which
442  * an on-NIC ARM module is expected to be connected.
443  */
444 #define PCIE_INTERFACE_NIC_EMBEDDED 0x1
445 /* enum: For MCDI commands issued over a PCIe interface, this value is
446  * translated into the interface over which the command was issued. Not
447  * meaningful for other MCDI transports.
448  */
449 #define PCIE_INTERFACE_CALLER 0xffffffff
450
451 /* MC_CLIENT_ID_SPECIFIER enum */
452 /* enum: Equivalent to the caller's client ID */
453 #define MC_CMD_CLIENT_ID_SELF 0xffffffff
454
455 /* MAE_FIELD_SUPPORT_STATUS enum */
456 /* enum: The NIC does not support this field. The driver must ensure that any
457  * mask associated with this field in a match rule is zeroed. The NIC may
458  * either reject requests with an invalid mask for such a field, or may assume
459  * that the mask is zero. (This category only exists to describe behaviour for
460  * fields that a newer driver might know about but that older firmware does
461  * not. It is recommended that firmware report MAE_FIELD_FIELD_MATCH_NEVER for
462  * all match fields defined at the time of its compilation. If a driver see a
463  * field support status value that it does not recognise, it must treat that
464  * field as thought the field was reported as MAE_FIELD_SUPPORTED_MATCH_NEVER,
465  * and must never set a non-zero mask value for this field.
466  */
467 #define MAE_FIELD_UNSUPPORTED 0x0
468 /* enum: The NIC supports this field, but cannot use it in a match rule. The
469  * driver must ensure that any mask for such a field in a match rule is zeroed.
470  * The NIC will reject requests with an invalid mask for such a field.
471  */
472 #define MAE_FIELD_SUPPORTED_MATCH_NEVER 0x1
473 /* enum: The NIC supports this field, and must use it in all match rules. The
474  * driver must ensure that any mask for such a field is all ones. The NIC will
475  * reject requests with an invalid mask for such a field.
476  */
477 #define MAE_FIELD_SUPPORTED_MATCH_ALWAYS 0x2
478 /* enum: The NIC supports this field, and may optionally use it in match rules.
479  * The driver must ensure that any mask for such a field is either all zeroes
480  * or all ones. The NIC will reject requests with an invalid mask for such a
481  * field.
482  */
483 #define MAE_FIELD_SUPPORTED_MATCH_OPTIONAL 0x3
484 /* enum: The NIC supports this field, and may optionally use it in match rules.
485  * The driver must ensure that any mask for such a field is either all zeroes
486  * or a consecutive set of ones following by all zeroes (starting from MSB).
487  * The NIC will reject requests with an invalid mask for such a field.
488  */
489 #define MAE_FIELD_SUPPORTED_MATCH_PREFIX 0x4
490 /* enum: The NIC supports this field, and may optionally use it in match rules.
491  * The driver may provide an arbitrary mask for such a field.
492  */
493 #define MAE_FIELD_SUPPORTED_MATCH_MASK 0x5
494
495 /* MAE_FIELD enum: NB: this enum shares namespace with the support status enum.
496  */
497 /* enum: Source mport upon entering the MAE. */
498 #define MAE_FIELD_INGRESS_PORT 0x0
499 #define MAE_FIELD_MARK 0x1 /* enum */
500 /* enum: Table ID used in action rule. Initially zero, can be changed in action
501  * rule response.
502  */
503 #define MAE_FIELD_RECIRC_ID 0x2
504 #define MAE_FIELD_IS_IP_FRAG 0x3 /* enum */
505 #define MAE_FIELD_DO_CT 0x4 /* enum */
506 #define MAE_FIELD_CT_HIT 0x5 /* enum */
507 /* enum: Undefined unless CT_HIT=1. */
508 #define MAE_FIELD_CT_MARK 0x6
509 /* enum: Undefined unless DO_CT=1. */
510 #define MAE_FIELD_CT_DOMAIN 0x7
511 /* enum: Undefined unless CT_HIT=1. */
512 #define MAE_FIELD_CT_PRIVATE_FLAGS 0x8
513 /* enum: 1 if the packet ingressed the NIC from one of the MACs, else 0. */
514 #define MAE_FIELD_IS_FROM_NETWORK 0x9
515 /* enum: 1 if the packet has 1 or more VLAN tags, else 0. */
516 #define MAE_FIELD_HAS_OVLAN 0xa
517 /* enum: 1 if the packet has 2 or more VLAN tags, else 0. */
518 #define MAE_FIELD_HAS_IVLAN 0xb
519 /* enum: 1 if the outer packet has 1 or more VLAN tags, else 0; only present
520  * when encap
521  */
522 #define MAE_FIELD_ENC_HAS_OVLAN 0xc
523 /* enum: 1 if the outer packet has 2 or more VLAN tags, else 0; only present
524  * when encap
525  */
526 #define MAE_FIELD_ENC_HAS_IVLAN 0xd
527 /* enum: Packet is IP fragment */
528 #define MAE_FIELD_ENC_IP_FRAG 0xe
529 #define MAE_FIELD_ETHER_TYPE 0x21 /* enum */
530 #define MAE_FIELD_VLAN0_TCI 0x22 /* enum */
531 #define MAE_FIELD_VLAN0_PROTO 0x23 /* enum */
532 #define MAE_FIELD_VLAN1_TCI 0x24 /* enum */
533 #define MAE_FIELD_VLAN1_PROTO 0x25 /* enum */
534 /* enum: Inner when encap */
535 #define MAE_FIELD_ETH_SADDR 0x28
536 /* enum: Inner when encap */
537 #define MAE_FIELD_ETH_DADDR 0x29
538 /* enum: Inner when encap. NB: IPv4 and IPv6 fields are mutually exclusive. */
539 #define MAE_FIELD_SRC_IP4 0x2a
540 /* enum: Inner when encap */
541 #define MAE_FIELD_SRC_IP6 0x2b
542 /* enum: Inner when encap */
543 #define MAE_FIELD_DST_IP4 0x2c
544 /* enum: Inner when encap */
545 #define MAE_FIELD_DST_IP6 0x2d
546 /* enum: Inner when encap */
547 #define MAE_FIELD_IP_PROTO 0x2e
548 /* enum: Inner when encap */
549 #define MAE_FIELD_IP_TOS 0x2f
550 /* enum: Inner when encap */
551 #define MAE_FIELD_IP_TTL 0x30
552 /* enum: Inner when encap TODO: how this is defined? The raw flags +
553  * frag_offset from the packet, or some derived value more amenable to ternary
554  * matching? TODO: there was a proposal for driver-allocation fields. The
555  * driver would provide some instruction for how to extract given field values,
556  * and would be given a field id in return. It could then use that field id in
557  * its matches. This feels like it would be extremely hard to implement in
558  * hardware, but I mention it for completeness.
559  */
560 #define MAE_FIELD_IP_FLAGS 0x31
561 /* enum: Ports (UDP, TCP) Inner when encap */
562 #define MAE_FIELD_L4_SPORT 0x32
563 /* enum: Ports (UDP, TCP) Inner when encap */
564 #define MAE_FIELD_L4_DPORT 0x33
565 /* enum: Inner when encap */
566 #define MAE_FIELD_TCP_FLAGS 0x34
567 /* enum: TCP packet with any of SYN, FIN or RST flag set */
568 #define MAE_FIELD_TCP_SYN_FIN_RST 0x35
569 /* enum: Packet is IP fragment with fragment offset 0 */
570 #define MAE_FIELD_IP_FIRST_FRAG 0x36
571 /* enum: The type of encapsulated used for this packet. Value as per
572  * ENCAP_TYPE_*.
573  */
574 #define MAE_FIELD_ENCAP_TYPE 0x3f
575 /* enum: The ID of the outer rule that marked this packet as encapsulated.
576  * Useful for implicitly matching on outer fields.
577  */
578 #define MAE_FIELD_OUTER_RULE_ID 0x40
579 /* enum: Outer; only present when encap */
580 #define MAE_FIELD_ENC_ETHER_TYPE 0x41
581 /* enum: Outer; only present when encap */
582 #define MAE_FIELD_ENC_VLAN0_TCI 0x42
583 /* enum: Outer; only present when encap */
584 #define MAE_FIELD_ENC_VLAN0_PROTO 0x43
585 /* enum: Outer; only present when encap */
586 #define MAE_FIELD_ENC_VLAN1_TCI 0x44
587 /* enum: Outer; only present when encap */
588 #define MAE_FIELD_ENC_VLAN1_PROTO 0x45
589 /* enum: Outer; only present when encap */
590 #define MAE_FIELD_ENC_ETH_SADDR 0x48
591 /* enum: Outer; only present when encap */
592 #define MAE_FIELD_ENC_ETH_DADDR 0x49
593 /* enum: Outer; only present when encap */
594 #define MAE_FIELD_ENC_SRC_IP4 0x4a
595 /* enum: Outer; only present when encap */
596 #define MAE_FIELD_ENC_SRC_IP6 0x4b
597 /* enum: Outer; only present when encap */
598 #define MAE_FIELD_ENC_DST_IP4 0x4c
599 /* enum: Outer; only present when encap */
600 #define MAE_FIELD_ENC_DST_IP6 0x4d
601 /* enum: Outer; only present when encap */
602 #define MAE_FIELD_ENC_IP_PROTO 0x4e
603 /* enum: Outer; only present when encap */
604 #define MAE_FIELD_ENC_IP_TOS 0x4f
605 /* enum: Outer; only present when encap */
606 #define MAE_FIELD_ENC_IP_TTL 0x50
607 /* enum: Outer; only present when encap */
608 #define MAE_FIELD_ENC_IP_FLAGS 0x51
609 /* enum: Outer; only present when encap */
610 #define MAE_FIELD_ENC_L4_SPORT 0x52
611 /* enum: Outer; only present when encap */
612 #define MAE_FIELD_ENC_L4_DPORT 0x53
613 /* enum: VNI (when VXLAN or GENEVE) VSID (when NVGRE) Bottom 24 bits of Key
614  * (when L2GRE) Outer; only present when encap
615  */
616 #define MAE_FIELD_ENC_VNET_ID 0x54
617
618 /* MAE_MCDI_ENCAP_TYPE enum: Encapsulation type. Defines how the payload will
619  * be parsed to an inner frame. Other values are reserved. Unknown values
620  * should be treated same as NONE.
621  */
622 #define MAE_MCDI_ENCAP_TYPE_NONE 0x0 /* enum */
623 /* enum: Don't assume enum aligns with support bitmask... */
624 #define MAE_MCDI_ENCAP_TYPE_VXLAN 0x1
625 #define MAE_MCDI_ENCAP_TYPE_NVGRE 0x2 /* enum */
626 #define MAE_MCDI_ENCAP_TYPE_GENEVE 0x3 /* enum */
627 #define MAE_MCDI_ENCAP_TYPE_L2GRE 0x4 /* enum */
628
629 /* MAE_MPORT_END enum: Selects which end of the logical link identified by an
630  * MPORT_SELECTOR is targeted by an operation.
631  */
632 /* enum: Selects the port on the MAE virtual switch */
633 #define MAE_MPORT_END_MAE 0x1
634 /* enum: Selects the virtual NIC plugged into the MAE switch */
635 #define MAE_MPORT_END_VNIC 0x2
636
637 /* MCDI_EVENT structuredef: The structure of an MCDI_EVENT on Siena/EF10/EF100
638  * platforms
639  */
640 #define MCDI_EVENT_LEN 8
641 #define MCDI_EVENT_CONT_LBN 32
642 #define MCDI_EVENT_CONT_WIDTH 1
643 #define MCDI_EVENT_LEVEL_LBN 33
644 #define MCDI_EVENT_LEVEL_WIDTH 3
645 /* enum: Info. */
646 #define MCDI_EVENT_LEVEL_INFO 0x0
647 /* enum: Warning. */
648 #define MCDI_EVENT_LEVEL_WARN 0x1
649 /* enum: Error. */
650 #define MCDI_EVENT_LEVEL_ERR 0x2
651 /* enum: Fatal. */
652 #define MCDI_EVENT_LEVEL_FATAL 0x3
653 #define MCDI_EVENT_DATA_OFST 0
654 #define MCDI_EVENT_DATA_LEN 4
655 #define MCDI_EVENT_CMDDONE_SEQ_OFST 0
656 #define MCDI_EVENT_CMDDONE_SEQ_LBN 0
657 #define MCDI_EVENT_CMDDONE_SEQ_WIDTH 8
658 #define MCDI_EVENT_CMDDONE_DATALEN_OFST 0
659 #define MCDI_EVENT_CMDDONE_DATALEN_LBN 8
660 #define MCDI_EVENT_CMDDONE_DATALEN_WIDTH 8
661 #define MCDI_EVENT_CMDDONE_ERRNO_OFST 0
662 #define MCDI_EVENT_CMDDONE_ERRNO_LBN 16
663 #define MCDI_EVENT_CMDDONE_ERRNO_WIDTH 8
664 #define MCDI_EVENT_LINKCHANGE_LP_CAP_OFST 0
665 #define MCDI_EVENT_LINKCHANGE_LP_CAP_LBN 0
666 #define MCDI_EVENT_LINKCHANGE_LP_CAP_WIDTH 16
667 #define MCDI_EVENT_LINKCHANGE_SPEED_OFST 0
668 #define MCDI_EVENT_LINKCHANGE_SPEED_LBN 16
669 #define MCDI_EVENT_LINKCHANGE_SPEED_WIDTH 4
670 /* enum: Link is down or link speed could not be determined */
671 #define MCDI_EVENT_LINKCHANGE_SPEED_UNKNOWN 0x0
672 /* enum: 100Mbs */
673 #define MCDI_EVENT_LINKCHANGE_SPEED_100M 0x1
674 /* enum: 1Gbs */
675 #define MCDI_EVENT_LINKCHANGE_SPEED_1G 0x2
676 /* enum: 10Gbs */
677 #define MCDI_EVENT_LINKCHANGE_SPEED_10G 0x3
678 /* enum: 40Gbs */
679 #define MCDI_EVENT_LINKCHANGE_SPEED_40G 0x4
680 /* enum: 25Gbs */
681 #define MCDI_EVENT_LINKCHANGE_SPEED_25G 0x5
682 /* enum: 50Gbs */
683 #define MCDI_EVENT_LINKCHANGE_SPEED_50G 0x6
684 /* enum: 100Gbs */
685 #define MCDI_EVENT_LINKCHANGE_SPEED_100G 0x7
686 #define MCDI_EVENT_LINKCHANGE_FCNTL_OFST 0
687 #define MCDI_EVENT_LINKCHANGE_FCNTL_LBN 20
688 #define MCDI_EVENT_LINKCHANGE_FCNTL_WIDTH 4
689 #define MCDI_EVENT_LINKCHANGE_LINK_FLAGS_OFST 0
690 #define MCDI_EVENT_LINKCHANGE_LINK_FLAGS_LBN 24
691 #define MCDI_EVENT_LINKCHANGE_LINK_FLAGS_WIDTH 8
692 #define MCDI_EVENT_SENSOREVT_MONITOR_OFST 0
693 #define MCDI_EVENT_SENSOREVT_MONITOR_LBN 0
694 #define MCDI_EVENT_SENSOREVT_MONITOR_WIDTH 8
695 #define MCDI_EVENT_SENSOREVT_STATE_OFST 0
696 #define MCDI_EVENT_SENSOREVT_STATE_LBN 8
697 #define MCDI_EVENT_SENSOREVT_STATE_WIDTH 8
698 #define MCDI_EVENT_SENSOREVT_VALUE_OFST 0
699 #define MCDI_EVENT_SENSOREVT_VALUE_LBN 16
700 #define MCDI_EVENT_SENSOREVT_VALUE_WIDTH 16
701 #define MCDI_EVENT_FWALERT_DATA_OFST 0
702 #define MCDI_EVENT_FWALERT_DATA_LBN 8
703 #define MCDI_EVENT_FWALERT_DATA_WIDTH 24
704 #define MCDI_EVENT_FWALERT_REASON_OFST 0
705 #define MCDI_EVENT_FWALERT_REASON_LBN 0
706 #define MCDI_EVENT_FWALERT_REASON_WIDTH 8
707 /* enum: SRAM Access. */
708 #define MCDI_EVENT_FWALERT_REASON_SRAM_ACCESS 0x1
709 #define MCDI_EVENT_FLR_VF_OFST 0
710 #define MCDI_EVENT_FLR_VF_LBN 0
711 #define MCDI_EVENT_FLR_VF_WIDTH 8
712 #define MCDI_EVENT_TX_ERR_TXQ_OFST 0
713 #define MCDI_EVENT_TX_ERR_TXQ_LBN 0
714 #define MCDI_EVENT_TX_ERR_TXQ_WIDTH 12
715 #define MCDI_EVENT_TX_ERR_TYPE_OFST 0
716 #define MCDI_EVENT_TX_ERR_TYPE_LBN 12
717 #define MCDI_EVENT_TX_ERR_TYPE_WIDTH 4
718 /* enum: Descriptor loader reported failure. Specific to EF10-family NICs. */
719 #define MCDI_EVENT_TX_ERR_DL_FAIL 0x1
720 /* enum: Descriptor ring empty and no EOP seen for packet. Specific to
721  * EF10-family NICs
722  */
723 #define MCDI_EVENT_TX_ERR_NO_EOP 0x2
724 /* enum: Overlength packet. Specific to EF10-family NICs. */
725 #define MCDI_EVENT_TX_ERR_2BIG 0x3
726 /* enum: Malformed option descriptor. Specific to EF10-family NICs. */
727 #define MCDI_EVENT_TX_BAD_OPTDESC 0x5
728 /* enum: Option descriptor part way through a packet. Specific to EF10-family
729  * NICs.
730  */
731 #define MCDI_EVENT_TX_OPT_IN_PKT 0x8
732 /* enum: DMA or PIO data access error. Specific to EF10-family NICs */
733 #define MCDI_EVENT_TX_ERR_BAD_DMA_OR_PIO 0x9
734 #define MCDI_EVENT_TX_ERR_INFO_OFST 0
735 #define MCDI_EVENT_TX_ERR_INFO_LBN 16
736 #define MCDI_EVENT_TX_ERR_INFO_WIDTH 16
737 #define MCDI_EVENT_TX_FLUSH_TO_DRIVER_OFST 0
738 #define MCDI_EVENT_TX_FLUSH_TO_DRIVER_LBN 12
739 #define MCDI_EVENT_TX_FLUSH_TO_DRIVER_WIDTH 1
740 #define MCDI_EVENT_TX_FLUSH_TXQ_OFST 0
741 #define MCDI_EVENT_TX_FLUSH_TXQ_LBN 0
742 #define MCDI_EVENT_TX_FLUSH_TXQ_WIDTH 12
743 #define MCDI_EVENT_PTP_ERR_TYPE_OFST 0
744 #define MCDI_EVENT_PTP_ERR_TYPE_LBN 0
745 #define MCDI_EVENT_PTP_ERR_TYPE_WIDTH 8
746 /* enum: PLL lost lock */
747 #define MCDI_EVENT_PTP_ERR_PLL_LOST 0x1
748 /* enum: Filter overflow (PDMA) */
749 #define MCDI_EVENT_PTP_ERR_FILTER 0x2
750 /* enum: FIFO overflow (FPGA) */
751 #define MCDI_EVENT_PTP_ERR_FIFO 0x3
752 /* enum: Merge queue overflow */
753 #define MCDI_EVENT_PTP_ERR_QUEUE 0x4
754 #define MCDI_EVENT_AOE_ERR_TYPE_OFST 0
755 #define MCDI_EVENT_AOE_ERR_TYPE_LBN 0
756 #define MCDI_EVENT_AOE_ERR_TYPE_WIDTH 8
757 /* enum: AOE failed to load - no valid image? */
758 #define MCDI_EVENT_AOE_NO_LOAD 0x1
759 /* enum: AOE FC reported an exception */
760 #define MCDI_EVENT_AOE_FC_ASSERT 0x2
761 /* enum: AOE FC watchdogged */
762 #define MCDI_EVENT_AOE_FC_WATCHDOG 0x3
763 /* enum: AOE FC failed to start */
764 #define MCDI_EVENT_AOE_FC_NO_START 0x4
765 /* enum: Generic AOE fault - likely to have been reported via other means too
766  * but intended for use by aoex driver.
767  */
768 #define MCDI_EVENT_AOE_FAULT 0x5
769 /* enum: Results of reprogramming the CPLD (status in AOE_ERR_DATA) */
770 #define MCDI_EVENT_AOE_CPLD_REPROGRAMMED 0x6
771 /* enum: AOE loaded successfully */
772 #define MCDI_EVENT_AOE_LOAD 0x7
773 /* enum: AOE DMA operation completed (LSB of HOST_HANDLE in AOE_ERR_DATA) */
774 #define MCDI_EVENT_AOE_DMA 0x8
775 /* enum: AOE byteblaster connected/disconnected (Connection status in
776  * AOE_ERR_DATA)
777  */
778 #define MCDI_EVENT_AOE_BYTEBLASTER 0x9
779 /* enum: DDR ECC status update */
780 #define MCDI_EVENT_AOE_DDR_ECC_STATUS 0xa
781 /* enum: PTP status update */
782 #define MCDI_EVENT_AOE_PTP_STATUS 0xb
783 /* enum: FPGA header incorrect */
784 #define MCDI_EVENT_AOE_FPGA_LOAD_HEADER_ERR 0xc
785 /* enum: FPGA Powered Off due to error in powering up FPGA */
786 #define MCDI_EVENT_AOE_FPGA_POWER_OFF 0xd
787 /* enum: AOE FPGA load failed due to MC to MUM communication failure */
788 #define MCDI_EVENT_AOE_FPGA_LOAD_FAILED 0xe
789 /* enum: Notify that invalid flash type detected */
790 #define MCDI_EVENT_AOE_INVALID_FPGA_FLASH_TYPE 0xf
791 /* enum: Notify that the attempt to run FPGA Controller firmware timedout */
792 #define MCDI_EVENT_AOE_FC_RUN_TIMEDOUT 0x10
793 /* enum: Failure to probe one or more FPGA boot flash chips */
794 #define MCDI_EVENT_AOE_FPGA_BOOT_FLASH_INVALID 0x11
795 /* enum: FPGA boot-flash contains an invalid image header */
796 #define MCDI_EVENT_AOE_FPGA_BOOT_FLASH_HDR_INVALID 0x12
797 /* enum: Failed to program clocks required by the FPGA */
798 #define MCDI_EVENT_AOE_FPGA_CLOCKS_PROGRAM_FAILED 0x13
799 /* enum: Notify that FPGA Controller is alive to serve MCDI requests */
800 #define MCDI_EVENT_AOE_FC_RUNNING 0x14
801 #define MCDI_EVENT_AOE_ERR_DATA_OFST 0
802 #define MCDI_EVENT_AOE_ERR_DATA_LBN 8
803 #define MCDI_EVENT_AOE_ERR_DATA_WIDTH 8
804 #define MCDI_EVENT_AOE_ERR_FC_ASSERT_INFO_OFST 0
805 #define MCDI_EVENT_AOE_ERR_FC_ASSERT_INFO_LBN 8
806 #define MCDI_EVENT_AOE_ERR_FC_ASSERT_INFO_WIDTH 8
807 /* enum: FC Assert happened, but the register information is not available */
808 #define MCDI_EVENT_AOE_ERR_FC_ASSERT_SEEN 0x0
809 /* enum: The register information for FC Assert is ready for readinng by driver
810  */
811 #define MCDI_EVENT_AOE_ERR_FC_ASSERT_DATA_READY 0x1
812 #define MCDI_EVENT_AOE_ERR_CODE_FPGA_HEADER_VERIFY_FAILED_OFST 0
813 #define MCDI_EVENT_AOE_ERR_CODE_FPGA_HEADER_VERIFY_FAILED_LBN 8
814 #define MCDI_EVENT_AOE_ERR_CODE_FPGA_HEADER_VERIFY_FAILED_WIDTH 8
815 /* enum: Reading from NV failed */
816 #define MCDI_EVENT_AOE_ERR_FPGA_HEADER_NV_READ_FAIL 0x0
817 /* enum: Invalid Magic Number if FPGA header */
818 #define MCDI_EVENT_AOE_ERR_FPGA_HEADER_MAGIC_FAIL 0x1
819 /* enum: Invalid Silicon type detected in header */
820 #define MCDI_EVENT_AOE_ERR_FPGA_HEADER_SILICON_TYPE 0x2
821 /* enum: Unsupported VRatio */
822 #define MCDI_EVENT_AOE_ERR_FPGA_HEADER_VRATIO 0x3
823 /* enum: Unsupported DDR Type */
824 #define MCDI_EVENT_AOE_ERR_FPGA_HEADER_DDR_TYPE 0x4
825 /* enum: DDR Voltage out of supported range */
826 #define MCDI_EVENT_AOE_ERR_FPGA_HEADER_DDR_VOLTAGE 0x5
827 /* enum: Unsupported DDR speed */
828 #define MCDI_EVENT_AOE_ERR_FPGA_HEADER_DDR_SPEED 0x6
829 /* enum: Unsupported DDR size */
830 #define MCDI_EVENT_AOE_ERR_FPGA_HEADER_DDR_SIZE 0x7
831 /* enum: Unsupported DDR rank */
832 #define MCDI_EVENT_AOE_ERR_FPGA_HEADER_DDR_RANK 0x8
833 #define MCDI_EVENT_AOE_ERR_CODE_INVALID_FPGA_FLASH_TYPE_INFO_OFST 0
834 #define MCDI_EVENT_AOE_ERR_CODE_INVALID_FPGA_FLASH_TYPE_INFO_LBN 8
835 #define MCDI_EVENT_AOE_ERR_CODE_INVALID_FPGA_FLASH_TYPE_INFO_WIDTH 8
836 /* enum: Primary boot flash */
837 #define MCDI_EVENT_AOE_FLASH_TYPE_BOOT_PRIMARY 0x0
838 /* enum: Secondary boot flash */
839 #define MCDI_EVENT_AOE_FLASH_TYPE_BOOT_SECONDARY 0x1
840 #define MCDI_EVENT_AOE_ERR_CODE_FPGA_POWER_OFF_OFST 0
841 #define MCDI_EVENT_AOE_ERR_CODE_FPGA_POWER_OFF_LBN 8
842 #define MCDI_EVENT_AOE_ERR_CODE_FPGA_POWER_OFF_WIDTH 8
843 #define MCDI_EVENT_AOE_ERR_CODE_FPGA_LOAD_FAILED_OFST 0
844 #define MCDI_EVENT_AOE_ERR_CODE_FPGA_LOAD_FAILED_LBN 8
845 #define MCDI_EVENT_AOE_ERR_CODE_FPGA_LOAD_FAILED_WIDTH 8
846 #define MCDI_EVENT_RX_ERR_RXQ_OFST 0
847 #define MCDI_EVENT_RX_ERR_RXQ_LBN 0
848 #define MCDI_EVENT_RX_ERR_RXQ_WIDTH 12
849 #define MCDI_EVENT_RX_ERR_TYPE_OFST 0
850 #define MCDI_EVENT_RX_ERR_TYPE_LBN 12
851 #define MCDI_EVENT_RX_ERR_TYPE_WIDTH 4
852 #define MCDI_EVENT_RX_ERR_INFO_OFST 0
853 #define MCDI_EVENT_RX_ERR_INFO_LBN 16
854 #define MCDI_EVENT_RX_ERR_INFO_WIDTH 16
855 #define MCDI_EVENT_RX_FLUSH_TO_DRIVER_OFST 0
856 #define MCDI_EVENT_RX_FLUSH_TO_DRIVER_LBN 12
857 #define MCDI_EVENT_RX_FLUSH_TO_DRIVER_WIDTH 1
858 #define MCDI_EVENT_RX_FLUSH_RXQ_OFST 0
859 #define MCDI_EVENT_RX_FLUSH_RXQ_LBN 0
860 #define MCDI_EVENT_RX_FLUSH_RXQ_WIDTH 12
861 #define MCDI_EVENT_MC_REBOOT_COUNT_OFST 0
862 #define MCDI_EVENT_MC_REBOOT_COUNT_LBN 0
863 #define MCDI_EVENT_MC_REBOOT_COUNT_WIDTH 16
864 #define MCDI_EVENT_MUM_ERR_TYPE_OFST 0
865 #define MCDI_EVENT_MUM_ERR_TYPE_LBN 0
866 #define MCDI_EVENT_MUM_ERR_TYPE_WIDTH 8
867 /* enum: MUM failed to load - no valid image? */
868 #define MCDI_EVENT_MUM_NO_LOAD 0x1
869 /* enum: MUM f/w reported an exception */
870 #define MCDI_EVENT_MUM_ASSERT 0x2
871 /* enum: MUM not kicking watchdog */
872 #define MCDI_EVENT_MUM_WATCHDOG 0x3
873 #define MCDI_EVENT_MUM_ERR_DATA_OFST 0
874 #define MCDI_EVENT_MUM_ERR_DATA_LBN 8
875 #define MCDI_EVENT_MUM_ERR_DATA_WIDTH 8
876 #define MCDI_EVENT_DBRET_SEQ_OFST 0
877 #define MCDI_EVENT_DBRET_SEQ_LBN 0
878 #define MCDI_EVENT_DBRET_SEQ_WIDTH 8
879 #define MCDI_EVENT_SUC_ERR_TYPE_OFST 0
880 #define MCDI_EVENT_SUC_ERR_TYPE_LBN 0
881 #define MCDI_EVENT_SUC_ERR_TYPE_WIDTH 8
882 /* enum: Corrupted or bad SUC application. */
883 #define MCDI_EVENT_SUC_BAD_APP 0x1
884 /* enum: SUC application reported an assert. */
885 #define MCDI_EVENT_SUC_ASSERT 0x2
886 /* enum: SUC application reported an exception. */
887 #define MCDI_EVENT_SUC_EXCEPTION 0x3
888 /* enum: SUC watchdog timer expired. */
889 #define MCDI_EVENT_SUC_WATCHDOG 0x4
890 #define MCDI_EVENT_SUC_ERR_ADDRESS_OFST 0
891 #define MCDI_EVENT_SUC_ERR_ADDRESS_LBN 8
892 #define MCDI_EVENT_SUC_ERR_ADDRESS_WIDTH 24
893 #define MCDI_EVENT_SUC_ERR_DATA_OFST 0
894 #define MCDI_EVENT_SUC_ERR_DATA_LBN 8
895 #define MCDI_EVENT_SUC_ERR_DATA_WIDTH 24
896 #define MCDI_EVENT_LINKCHANGE_V2_LP_CAP_OFST 0
897 #define MCDI_EVENT_LINKCHANGE_V2_LP_CAP_LBN 0
898 #define MCDI_EVENT_LINKCHANGE_V2_LP_CAP_WIDTH 24
899 #define MCDI_EVENT_LINKCHANGE_V2_SPEED_OFST 0
900 #define MCDI_EVENT_LINKCHANGE_V2_SPEED_LBN 24
901 #define MCDI_EVENT_LINKCHANGE_V2_SPEED_WIDTH 4
902 /*             Enum values, see field(s): */
903 /*                MCDI_EVENT/LINKCHANGE_SPEED */
904 #define MCDI_EVENT_LINKCHANGE_V2_FLAGS_LINK_UP_OFST 0
905 #define MCDI_EVENT_LINKCHANGE_V2_FLAGS_LINK_UP_LBN 28
906 #define MCDI_EVENT_LINKCHANGE_V2_FLAGS_LINK_UP_WIDTH 1
907 #define MCDI_EVENT_LINKCHANGE_V2_FCNTL_OFST 0
908 #define MCDI_EVENT_LINKCHANGE_V2_FCNTL_LBN 29
909 #define MCDI_EVENT_LINKCHANGE_V2_FCNTL_WIDTH 3
910 /*             Enum values, see field(s): */
911 /*                MC_CMD_SET_MAC/MC_CMD_SET_MAC_IN/FCNTL */
912 #define MCDI_EVENT_MODULECHANGE_LD_CAP_OFST 0
913 #define MCDI_EVENT_MODULECHANGE_LD_CAP_LBN 0
914 #define MCDI_EVENT_MODULECHANGE_LD_CAP_WIDTH 30
915 #define MCDI_EVENT_MODULECHANGE_SEQ_OFST 0
916 #define MCDI_EVENT_MODULECHANGE_SEQ_LBN 30
917 #define MCDI_EVENT_MODULECHANGE_SEQ_WIDTH 2
918 #define MCDI_EVENT_DATA_LBN 0
919 #define MCDI_EVENT_DATA_WIDTH 32
920 /* Alias for PTP_DATA. */
921 #define MCDI_EVENT_SRC_LBN 36
922 #define MCDI_EVENT_SRC_WIDTH 8
923 /* Data associated with PTP events which doesn't fit into the main DATA field
924  */
925 #define MCDI_EVENT_PTP_DATA_LBN 36
926 #define MCDI_EVENT_PTP_DATA_WIDTH 8
927 /* EF100 specific. Defined by QDMA. The phase bit, changes each time round the
928  * event ring
929  */
930 #define MCDI_EVENT_EV_EVQ_PHASE_LBN 59
931 #define MCDI_EVENT_EV_EVQ_PHASE_WIDTH 1
932 #define MCDI_EVENT_EV_CODE_LBN 60
933 #define MCDI_EVENT_EV_CODE_WIDTH 4
934 #define MCDI_EVENT_CODE_LBN 44
935 #define MCDI_EVENT_CODE_WIDTH 8
936 /* enum: Event generated by host software */
937 #define MCDI_EVENT_SW_EVENT 0x0
938 /* enum: Bad assert. */
939 #define MCDI_EVENT_CODE_BADSSERT 0x1
940 /* enum: PM Notice. */
941 #define MCDI_EVENT_CODE_PMNOTICE 0x2
942 /* enum: Command done. */
943 #define MCDI_EVENT_CODE_CMDDONE 0x3
944 /* enum: Link change. */
945 #define MCDI_EVENT_CODE_LINKCHANGE 0x4
946 /* enum: Sensor Event. */
947 #define MCDI_EVENT_CODE_SENSOREVT 0x5
948 /* enum: Schedule error. */
949 #define MCDI_EVENT_CODE_SCHEDERR 0x6
950 /* enum: Reboot. */
951 #define MCDI_EVENT_CODE_REBOOT 0x7
952 /* enum: Mac stats DMA. */
953 #define MCDI_EVENT_CODE_MAC_STATS_DMA 0x8
954 /* enum: Firmware alert. */
955 #define MCDI_EVENT_CODE_FWALERT 0x9
956 /* enum: Function level reset. */
957 #define MCDI_EVENT_CODE_FLR 0xa
958 /* enum: Transmit error */
959 #define MCDI_EVENT_CODE_TX_ERR 0xb
960 /* enum: Tx flush has completed */
961 #define MCDI_EVENT_CODE_TX_FLUSH 0xc
962 /* enum: PTP packet received timestamp */
963 #define MCDI_EVENT_CODE_PTP_RX 0xd
964 /* enum: PTP NIC failure */
965 #define MCDI_EVENT_CODE_PTP_FAULT 0xe
966 /* enum: PTP PPS event */
967 #define MCDI_EVENT_CODE_PTP_PPS 0xf
968 /* enum: Rx flush has completed */
969 #define MCDI_EVENT_CODE_RX_FLUSH 0x10
970 /* enum: Receive error */
971 #define MCDI_EVENT_CODE_RX_ERR 0x11
972 /* enum: AOE fault */
973 #define MCDI_EVENT_CODE_AOE 0x12
974 /* enum: Network port calibration failed (VCAL). */
975 #define MCDI_EVENT_CODE_VCAL_FAIL 0x13
976 /* enum: HW PPS event */
977 #define MCDI_EVENT_CODE_HW_PPS 0x14
978 /* enum: The MC has rebooted (huntington and later, siena uses CODE_REBOOT and
979  * a different format)
980  */
981 #define MCDI_EVENT_CODE_MC_REBOOT 0x15
982 /* enum: the MC has detected a parity error */
983 #define MCDI_EVENT_CODE_PAR_ERR 0x16
984 /* enum: the MC has detected a correctable error */
985 #define MCDI_EVENT_CODE_ECC_CORR_ERR 0x17
986 /* enum: the MC has detected an uncorrectable error */
987 #define MCDI_EVENT_CODE_ECC_FATAL_ERR 0x18
988 /* enum: The MC has entered offline BIST mode */
989 #define MCDI_EVENT_CODE_MC_BIST 0x19
990 /* enum: PTP tick event providing current NIC time */
991 #define MCDI_EVENT_CODE_PTP_TIME 0x1a
992 /* enum: MUM fault */
993 #define MCDI_EVENT_CODE_MUM 0x1b
994 /* enum: notify the designated PF of a new authorization request */
995 #define MCDI_EVENT_CODE_PROXY_REQUEST 0x1c
996 /* enum: notify a function that awaits an authorization that its request has
997  * been processed and it may now resend the command
998  */
999 #define MCDI_EVENT_CODE_PROXY_RESPONSE 0x1d
1000 /* enum: MCDI command accepted. New commands can be issued but this command is
1001  * not done yet.
1002  */
1003 #define MCDI_EVENT_CODE_DBRET 0x1e
1004 /* enum: The MC has detected a fault on the SUC */
1005 #define MCDI_EVENT_CODE_SUC 0x1f
1006 /* enum: Link change. This event is sent instead of LINKCHANGE if
1007  * WANT_V2_LINKCHANGES was set on driver attach.
1008  */
1009 #define MCDI_EVENT_CODE_LINKCHANGE_V2 0x20
1010 /* enum: This event is sent if WANT_V2_LINKCHANGES was set on driver attach
1011  * when the local device capabilities changes. This will usually correspond to
1012  * a module change.
1013  */
1014 #define MCDI_EVENT_CODE_MODULECHANGE 0x21
1015 /* enum: Notification that the sensors have been added and/or removed from the
1016  * sensor table. This event includes the new sensor table generation count, if
1017  * this does not match the driver's local copy it is expected to call
1018  * DYNAMIC_SENSORS_LIST to refresh it.
1019  */
1020 #define MCDI_EVENT_CODE_DYNAMIC_SENSORS_CHANGE 0x22
1021 /* enum: Notification that a sensor has changed state as a result of a reading
1022  * crossing a threshold. This is sent as two events, the first event contains
1023  * the handle and the sensor's state (in the SRC field), and the second
1024  * contains the value.
1025  */
1026 #define MCDI_EVENT_CODE_DYNAMIC_SENSORS_STATE_CHANGE 0x23
1027 /* enum: Notification that a descriptor proxy function configuration has been
1028  * pushed to "live" status (visible to host). SRC field contains the handle of
1029  * the affected descriptor proxy function. DATA field contains the generation
1030  * count of configuration set applied. See MC_CMD_DESC_PROXY_FUNC_CONFIG_SET /
1031  * MC_CMD_DESC_PROXY_FUNC_CONFIG_COMMIT and SF-122927-TC for details.
1032  */
1033 #define MCDI_EVENT_CODE_DESC_PROXY_FUNC_CONFIG_COMMITTED 0x24
1034 /* enum: Notification that a descriptor proxy function has been reset. SRC
1035  * field contains the handle of the affected descriptor proxy function. See
1036  * SF-122927-TC for details.
1037  */
1038 #define MCDI_EVENT_CODE_DESC_PROXY_FUNC_RESET 0x25
1039 /* enum: Notification that a driver attached to a descriptor proxy function.
1040  * SRC field contains the handle of the affected descriptor proxy function. For
1041  * Virtio proxy functions this message consists of two MCDI events, where the
1042  * first event's (CONT=1) DATA field carries negotiated virtio feature bits 0
1043  * to 31 and the second (CONT=0) carries bits 32 to 63. For EF100 proxy
1044  * functions event length and meaning of DATA field is not yet defined. See
1045  * SF-122927-TC for details.
1046  */
1047 #define MCDI_EVENT_CODE_DESC_PROXY_FUNC_DRIVER_ATTACH 0x26
1048 /* enum: Artificial event generated by host and posted via MC for test
1049  * purposes.
1050  */
1051 #define MCDI_EVENT_CODE_TESTGEN 0xfa
1052 #define MCDI_EVENT_CMDDONE_DATA_OFST 0
1053 #define MCDI_EVENT_CMDDONE_DATA_LEN 4
1054 #define MCDI_EVENT_CMDDONE_DATA_LBN 0
1055 #define MCDI_EVENT_CMDDONE_DATA_WIDTH 32
1056 #define MCDI_EVENT_LINKCHANGE_DATA_OFST 0
1057 #define MCDI_EVENT_LINKCHANGE_DATA_LEN 4
1058 #define MCDI_EVENT_LINKCHANGE_DATA_LBN 0
1059 #define MCDI_EVENT_LINKCHANGE_DATA_WIDTH 32
1060 #define MCDI_EVENT_SENSOREVT_DATA_OFST 0
1061 #define MCDI_EVENT_SENSOREVT_DATA_LEN 4
1062 #define MCDI_EVENT_SENSOREVT_DATA_LBN 0
1063 #define MCDI_EVENT_SENSOREVT_DATA_WIDTH 32
1064 #define MCDI_EVENT_MAC_STATS_DMA_GENERATION_OFST 0
1065 #define MCDI_EVENT_MAC_STATS_DMA_GENERATION_LEN 4
1066 #define MCDI_EVENT_MAC_STATS_DMA_GENERATION_LBN 0
1067 #define MCDI_EVENT_MAC_STATS_DMA_GENERATION_WIDTH 32
1068 #define MCDI_EVENT_TX_ERR_DATA_OFST 0
1069 #define MCDI_EVENT_TX_ERR_DATA_LEN 4
1070 #define MCDI_EVENT_TX_ERR_DATA_LBN 0
1071 #define MCDI_EVENT_TX_ERR_DATA_WIDTH 32
1072 /* For CODE_PTP_RX, CODE_PTP_PPS and CODE_HW_PPS events the seconds field of
1073  * timestamp
1074  */
1075 #define MCDI_EVENT_PTP_SECONDS_OFST 0
1076 #define MCDI_EVENT_PTP_SECONDS_LEN 4
1077 #define MCDI_EVENT_PTP_SECONDS_LBN 0
1078 #define MCDI_EVENT_PTP_SECONDS_WIDTH 32
1079 /* For CODE_PTP_RX, CODE_PTP_PPS and CODE_HW_PPS events the major field of
1080  * timestamp
1081  */
1082 #define MCDI_EVENT_PTP_MAJOR_OFST 0
1083 #define MCDI_EVENT_PTP_MAJOR_LEN 4
1084 #define MCDI_EVENT_PTP_MAJOR_LBN 0
1085 #define MCDI_EVENT_PTP_MAJOR_WIDTH 32
1086 /* For CODE_PTP_RX, CODE_PTP_PPS and CODE_HW_PPS events the nanoseconds field
1087  * of timestamp
1088  */
1089 #define MCDI_EVENT_PTP_NANOSECONDS_OFST 0
1090 #define MCDI_EVENT_PTP_NANOSECONDS_LEN 4
1091 #define MCDI_EVENT_PTP_NANOSECONDS_LBN 0
1092 #define MCDI_EVENT_PTP_NANOSECONDS_WIDTH 32
1093 /* For CODE_PTP_RX, CODE_PTP_PPS and CODE_HW_PPS events the minor field of
1094  * timestamp
1095  */
1096 #define MCDI_EVENT_PTP_MINOR_OFST 0
1097 #define MCDI_EVENT_PTP_MINOR_LEN 4
1098 #define MCDI_EVENT_PTP_MINOR_LBN 0
1099 #define MCDI_EVENT_PTP_MINOR_WIDTH 32
1100 /* For CODE_PTP_RX events, the lowest four bytes of sourceUUID from PTP packet
1101  */
1102 #define MCDI_EVENT_PTP_UUID_OFST 0
1103 #define MCDI_EVENT_PTP_UUID_LEN 4
1104 #define MCDI_EVENT_PTP_UUID_LBN 0
1105 #define MCDI_EVENT_PTP_UUID_WIDTH 32
1106 #define MCDI_EVENT_RX_ERR_DATA_OFST 0
1107 #define MCDI_EVENT_RX_ERR_DATA_LEN 4
1108 #define MCDI_EVENT_RX_ERR_DATA_LBN 0
1109 #define MCDI_EVENT_RX_ERR_DATA_WIDTH 32
1110 #define MCDI_EVENT_PAR_ERR_DATA_OFST 0
1111 #define MCDI_EVENT_PAR_ERR_DATA_LEN 4
1112 #define MCDI_EVENT_PAR_ERR_DATA_LBN 0
1113 #define MCDI_EVENT_PAR_ERR_DATA_WIDTH 32
1114 #define MCDI_EVENT_ECC_CORR_ERR_DATA_OFST 0
1115 #define MCDI_EVENT_ECC_CORR_ERR_DATA_LEN 4
1116 #define MCDI_EVENT_ECC_CORR_ERR_DATA_LBN 0
1117 #define MCDI_EVENT_ECC_CORR_ERR_DATA_WIDTH 32
1118 #define MCDI_EVENT_ECC_FATAL_ERR_DATA_OFST 0
1119 #define MCDI_EVENT_ECC_FATAL_ERR_DATA_LEN 4
1120 #define MCDI_EVENT_ECC_FATAL_ERR_DATA_LBN 0
1121 #define MCDI_EVENT_ECC_FATAL_ERR_DATA_WIDTH 32
1122 /* For CODE_PTP_TIME events, the major value of the PTP clock */
1123 #define MCDI_EVENT_PTP_TIME_MAJOR_OFST 0
1124 #define MCDI_EVENT_PTP_TIME_MAJOR_LEN 4
1125 #define MCDI_EVENT_PTP_TIME_MAJOR_LBN 0
1126 #define MCDI_EVENT_PTP_TIME_MAJOR_WIDTH 32
1127 /* For CODE_PTP_TIME events, bits 19-26 of the minor value of the PTP clock */
1128 #define MCDI_EVENT_PTP_TIME_MINOR_26_19_LBN 36
1129 #define MCDI_EVENT_PTP_TIME_MINOR_26_19_WIDTH 8
1130 /* For CODE_PTP_TIME events, most significant bits of the minor value of the
1131  * PTP clock. This is a more generic equivalent of PTP_TIME_MINOR_26_19.
1132  */
1133 #define MCDI_EVENT_PTP_TIME_MINOR_MS_8BITS_LBN 36
1134 #define MCDI_EVENT_PTP_TIME_MINOR_MS_8BITS_WIDTH 8
1135 /* For CODE_PTP_TIME events where report sync status is enabled, indicates
1136  * whether the NIC clock has ever been set
1137  */
1138 #define MCDI_EVENT_PTP_TIME_NIC_CLOCK_VALID_LBN 36
1139 #define MCDI_EVENT_PTP_TIME_NIC_CLOCK_VALID_WIDTH 1
1140 /* For CODE_PTP_TIME events where report sync status is enabled, indicates
1141  * whether the NIC and System clocks are in sync
1142  */
1143 #define MCDI_EVENT_PTP_TIME_HOST_NIC_IN_SYNC_LBN 37
1144 #define MCDI_EVENT_PTP_TIME_HOST_NIC_IN_SYNC_WIDTH 1
1145 /* For CODE_PTP_TIME events where report sync status is enabled, bits 21-26 of
1146  * the minor value of the PTP clock
1147  */
1148 #define MCDI_EVENT_PTP_TIME_MINOR_26_21_LBN 38
1149 #define MCDI_EVENT_PTP_TIME_MINOR_26_21_WIDTH 6
1150 /* For CODE_PTP_TIME events, most significant bits of the minor value of the
1151  * PTP clock. This is a more generic equivalent of PTP_TIME_MINOR_26_21.
1152  */
1153 #define MCDI_EVENT_PTP_TIME_MINOR_MS_6BITS_LBN 38
1154 #define MCDI_EVENT_PTP_TIME_MINOR_MS_6BITS_WIDTH 6
1155 #define MCDI_EVENT_PROXY_REQUEST_BUFF_INDEX_OFST 0
1156 #define MCDI_EVENT_PROXY_REQUEST_BUFF_INDEX_LEN 4
1157 #define MCDI_EVENT_PROXY_REQUEST_BUFF_INDEX_LBN 0
1158 #define MCDI_EVENT_PROXY_REQUEST_BUFF_INDEX_WIDTH 32
1159 #define MCDI_EVENT_PROXY_RESPONSE_HANDLE_OFST 0
1160 #define MCDI_EVENT_PROXY_RESPONSE_HANDLE_LEN 4
1161 #define MCDI_EVENT_PROXY_RESPONSE_HANDLE_LBN 0
1162 #define MCDI_EVENT_PROXY_RESPONSE_HANDLE_WIDTH 32
1163 /* Zero means that the request has been completed or authorized, and the driver
1164  * should resend it. A non-zero value means that the authorization has been
1165  * denied, and gives the reason. Typically it will be EPERM.
1166  */
1167 #define MCDI_EVENT_PROXY_RESPONSE_RC_LBN 36
1168 #define MCDI_EVENT_PROXY_RESPONSE_RC_WIDTH 8
1169 #define MCDI_EVENT_DBRET_DATA_OFST 0
1170 #define MCDI_EVENT_DBRET_DATA_LEN 4
1171 #define MCDI_EVENT_DBRET_DATA_LBN 0
1172 #define MCDI_EVENT_DBRET_DATA_WIDTH 32
1173 #define MCDI_EVENT_LINKCHANGE_V2_DATA_OFST 0
1174 #define MCDI_EVENT_LINKCHANGE_V2_DATA_LEN 4
1175 #define MCDI_EVENT_LINKCHANGE_V2_DATA_LBN 0
1176 #define MCDI_EVENT_LINKCHANGE_V2_DATA_WIDTH 32
1177 #define MCDI_EVENT_MODULECHANGE_DATA_OFST 0
1178 #define MCDI_EVENT_MODULECHANGE_DATA_LEN 4
1179 #define MCDI_EVENT_MODULECHANGE_DATA_LBN 0
1180 #define MCDI_EVENT_MODULECHANGE_DATA_WIDTH 32
1181 /* The new generation count after a sensor has been added or deleted. */
1182 #define MCDI_EVENT_DYNAMIC_SENSORS_GENERATION_OFST 0
1183 #define MCDI_EVENT_DYNAMIC_SENSORS_GENERATION_LEN 4
1184 #define MCDI_EVENT_DYNAMIC_SENSORS_GENERATION_LBN 0
1185 #define MCDI_EVENT_DYNAMIC_SENSORS_GENERATION_WIDTH 32
1186 /* The handle of a dynamic sensor. */
1187 #define MCDI_EVENT_DYNAMIC_SENSORS_HANDLE_OFST 0
1188 #define MCDI_EVENT_DYNAMIC_SENSORS_HANDLE_LEN 4
1189 #define MCDI_EVENT_DYNAMIC_SENSORS_HANDLE_LBN 0
1190 #define MCDI_EVENT_DYNAMIC_SENSORS_HANDLE_WIDTH 32
1191 /* The current values of a sensor. */
1192 #define MCDI_EVENT_DYNAMIC_SENSORS_VALUE_OFST 0
1193 #define MCDI_EVENT_DYNAMIC_SENSORS_VALUE_LEN 4
1194 #define MCDI_EVENT_DYNAMIC_SENSORS_VALUE_LBN 0
1195 #define MCDI_EVENT_DYNAMIC_SENSORS_VALUE_WIDTH 32
1196 /* The current state of a sensor. */
1197 #define MCDI_EVENT_DYNAMIC_SENSORS_STATE_LBN 36
1198 #define MCDI_EVENT_DYNAMIC_SENSORS_STATE_WIDTH 8
1199 #define MCDI_EVENT_DESC_PROXY_DATA_OFST 0
1200 #define MCDI_EVENT_DESC_PROXY_DATA_LEN 4
1201 #define MCDI_EVENT_DESC_PROXY_DATA_LBN 0
1202 #define MCDI_EVENT_DESC_PROXY_DATA_WIDTH 32
1203 /* Generation count of applied configuration set */
1204 #define MCDI_EVENT_DESC_PROXY_GENERATION_OFST 0
1205 #define MCDI_EVENT_DESC_PROXY_GENERATION_LEN 4
1206 #define MCDI_EVENT_DESC_PROXY_GENERATION_LBN 0
1207 #define MCDI_EVENT_DESC_PROXY_GENERATION_WIDTH 32
1208 /* Virtio features negotiated with the host driver. First event (CONT=1)
1209  * carries bits 0 to 31. Second event (CONT=0) carries bits 32 to 63.
1210  */
1211 #define MCDI_EVENT_DESC_PROXY_VIRTIO_FEATURES_OFST 0
1212 #define MCDI_EVENT_DESC_PROXY_VIRTIO_FEATURES_LEN 4
1213 #define MCDI_EVENT_DESC_PROXY_VIRTIO_FEATURES_LBN 0
1214 #define MCDI_EVENT_DESC_PROXY_VIRTIO_FEATURES_WIDTH 32
1215
1216 /* FCDI_EVENT structuredef */
1217 #define FCDI_EVENT_LEN 8
1218 #define FCDI_EVENT_CONT_LBN 32
1219 #define FCDI_EVENT_CONT_WIDTH 1
1220 #define FCDI_EVENT_LEVEL_LBN 33
1221 #define FCDI_EVENT_LEVEL_WIDTH 3
1222 /* enum: Info. */
1223 #define FCDI_EVENT_LEVEL_INFO 0x0
1224 /* enum: Warning. */
1225 #define FCDI_EVENT_LEVEL_WARN 0x1
1226 /* enum: Error. */
1227 #define FCDI_EVENT_LEVEL_ERR 0x2
1228 /* enum: Fatal. */
1229 #define FCDI_EVENT_LEVEL_FATAL 0x3
1230 #define FCDI_EVENT_DATA_OFST 0
1231 #define FCDI_EVENT_DATA_LEN 4
1232 #define FCDI_EVENT_LINK_STATE_STATUS_OFST 0
1233 #define FCDI_EVENT_LINK_STATE_STATUS_LBN 0
1234 #define FCDI_EVENT_LINK_STATE_STATUS_WIDTH 1
1235 #define FCDI_EVENT_LINK_DOWN 0x0 /* enum */
1236 #define FCDI_EVENT_LINK_UP 0x1 /* enum */
1237 #define FCDI_EVENT_DATA_LBN 0
1238 #define FCDI_EVENT_DATA_WIDTH 32
1239 #define FCDI_EVENT_SRC_LBN 36
1240 #define FCDI_EVENT_SRC_WIDTH 8
1241 #define FCDI_EVENT_EV_CODE_LBN 60
1242 #define FCDI_EVENT_EV_CODE_WIDTH 4
1243 #define FCDI_EVENT_CODE_LBN 44
1244 #define FCDI_EVENT_CODE_WIDTH 8
1245 /* enum: The FC was rebooted. */
1246 #define FCDI_EVENT_CODE_REBOOT 0x1
1247 /* enum: Bad assert. */
1248 #define FCDI_EVENT_CODE_ASSERT 0x2
1249 /* enum: DDR3 test result. */
1250 #define FCDI_EVENT_CODE_DDR_TEST_RESULT 0x3
1251 /* enum: Link status. */
1252 #define FCDI_EVENT_CODE_LINK_STATE 0x4
1253 /* enum: A timed read is ready to be serviced. */
1254 #define FCDI_EVENT_CODE_TIMED_READ 0x5
1255 /* enum: One or more PPS IN events */
1256 #define FCDI_EVENT_CODE_PPS_IN 0x6
1257 /* enum: Tick event from PTP clock */
1258 #define FCDI_EVENT_CODE_PTP_TICK 0x7
1259 /* enum: ECC error counters */
1260 #define FCDI_EVENT_CODE_DDR_ECC_STATUS 0x8
1261 /* enum: Current status of PTP */
1262 #define FCDI_EVENT_CODE_PTP_STATUS 0x9
1263 /* enum: Port id config to map MC-FC port idx */
1264 #define FCDI_EVENT_CODE_PORT_CONFIG 0xa
1265 /* enum: Boot result or error code */
1266 #define FCDI_EVENT_CODE_BOOT_RESULT 0xb
1267 #define FCDI_EVENT_REBOOT_SRC_LBN 36
1268 #define FCDI_EVENT_REBOOT_SRC_WIDTH 8
1269 #define FCDI_EVENT_REBOOT_FC_FW 0x0 /* enum */
1270 #define FCDI_EVENT_REBOOT_FC_BOOTLOADER 0x1 /* enum */
1271 #define FCDI_EVENT_ASSERT_INSTR_ADDRESS_OFST 0
1272 #define FCDI_EVENT_ASSERT_INSTR_ADDRESS_LEN 4
1273 #define FCDI_EVENT_ASSERT_INSTR_ADDRESS_LBN 0
1274 #define FCDI_EVENT_ASSERT_INSTR_ADDRESS_WIDTH 32
1275 #define FCDI_EVENT_ASSERT_TYPE_LBN 36
1276 #define FCDI_EVENT_ASSERT_TYPE_WIDTH 8
1277 #define FCDI_EVENT_DDR_TEST_RESULT_STATUS_CODE_LBN 36
1278 #define FCDI_EVENT_DDR_TEST_RESULT_STATUS_CODE_WIDTH 8
1279 #define FCDI_EVENT_DDR_TEST_RESULT_RESULT_OFST 0
1280 #define FCDI_EVENT_DDR_TEST_RESULT_RESULT_LEN 4
1281 #define FCDI_EVENT_DDR_TEST_RESULT_RESULT_LBN 0
1282 #define FCDI_EVENT_DDR_TEST_RESULT_RESULT_WIDTH 32
1283 #define FCDI_EVENT_LINK_STATE_DATA_OFST 0
1284 #define FCDI_EVENT_LINK_STATE_DATA_LEN 4
1285 #define FCDI_EVENT_LINK_STATE_DATA_LBN 0
1286 #define FCDI_EVENT_LINK_STATE_DATA_WIDTH 32
1287 #define FCDI_EVENT_PTP_STATE_OFST 0
1288 #define FCDI_EVENT_PTP_STATE_LEN 4
1289 #define FCDI_EVENT_PTP_UNDEFINED 0x0 /* enum */
1290 #define FCDI_EVENT_PTP_SETUP_FAILED 0x1 /* enum */
1291 #define FCDI_EVENT_PTP_OPERATIONAL 0x2 /* enum */
1292 #define FCDI_EVENT_PTP_STATE_LBN 0
1293 #define FCDI_EVENT_PTP_STATE_WIDTH 32
1294 #define FCDI_EVENT_DDR_ECC_STATUS_BANK_ID_LBN 36
1295 #define FCDI_EVENT_DDR_ECC_STATUS_BANK_ID_WIDTH 8
1296 #define FCDI_EVENT_DDR_ECC_STATUS_STATUS_OFST 0
1297 #define FCDI_EVENT_DDR_ECC_STATUS_STATUS_LEN 4
1298 #define FCDI_EVENT_DDR_ECC_STATUS_STATUS_LBN 0
1299 #define FCDI_EVENT_DDR_ECC_STATUS_STATUS_WIDTH 32
1300 /* Index of MC port being referred to */
1301 #define FCDI_EVENT_PORT_CONFIG_SRC_LBN 36
1302 #define FCDI_EVENT_PORT_CONFIG_SRC_WIDTH 8
1303 /* FC Port index that matches the MC port index in SRC */
1304 #define FCDI_EVENT_PORT_CONFIG_DATA_OFST 0
1305 #define FCDI_EVENT_PORT_CONFIG_DATA_LEN 4
1306 #define FCDI_EVENT_PORT_CONFIG_DATA_LBN 0
1307 #define FCDI_EVENT_PORT_CONFIG_DATA_WIDTH 32
1308 #define FCDI_EVENT_BOOT_RESULT_OFST 0
1309 #define FCDI_EVENT_BOOT_RESULT_LEN 4
1310 /*            Enum values, see field(s): */
1311 /*               MC_CMD_AOE/MC_CMD_AOE_OUT_INFO/FC_BOOT_RESULT */
1312 #define FCDI_EVENT_BOOT_RESULT_LBN 0
1313 #define FCDI_EVENT_BOOT_RESULT_WIDTH 32
1314
1315 /* FCDI_EXTENDED_EVENT_PPS structuredef: Extended FCDI event to send PPS events
1316  * to the MC. Note that this structure | is overlayed over a normal FCDI event
1317  * such that bits 32-63 containing | event code, level, source etc remain the
1318  * same. In this case the data | field of the header is defined to be the
1319  * number of timestamps
1320  */
1321 #define FCDI_EXTENDED_EVENT_PPS_LENMIN 16
1322 #define FCDI_EXTENDED_EVENT_PPS_LENMAX 248
1323 #define FCDI_EXTENDED_EVENT_PPS_LENMAX_MCDI2 1016
1324 #define FCDI_EXTENDED_EVENT_PPS_LEN(num) (8+8*(num))
1325 #define FCDI_EXTENDED_EVENT_PPS_TIMESTAMPS_NUM(len) (((len)-8)/8)
1326 /* Number of timestamps following */
1327 #define FCDI_EXTENDED_EVENT_PPS_COUNT_OFST 0
1328 #define FCDI_EXTENDED_EVENT_PPS_COUNT_LEN 4
1329 #define FCDI_EXTENDED_EVENT_PPS_COUNT_LBN 0
1330 #define FCDI_EXTENDED_EVENT_PPS_COUNT_WIDTH 32
1331 /* Seconds field of a timestamp record */
1332 #define FCDI_EXTENDED_EVENT_PPS_SECONDS_OFST 8
1333 #define FCDI_EXTENDED_EVENT_PPS_SECONDS_LEN 4
1334 #define FCDI_EXTENDED_EVENT_PPS_SECONDS_LBN 64
1335 #define FCDI_EXTENDED_EVENT_PPS_SECONDS_WIDTH 32
1336 /* Nanoseconds field of a timestamp record */
1337 #define FCDI_EXTENDED_EVENT_PPS_NANOSECONDS_OFST 12
1338 #define FCDI_EXTENDED_EVENT_PPS_NANOSECONDS_LEN 4
1339 #define FCDI_EXTENDED_EVENT_PPS_NANOSECONDS_LBN 96
1340 #define FCDI_EXTENDED_EVENT_PPS_NANOSECONDS_WIDTH 32
1341 /* Timestamp records comprising the event */
1342 #define FCDI_EXTENDED_EVENT_PPS_TIMESTAMPS_OFST 8
1343 #define FCDI_EXTENDED_EVENT_PPS_TIMESTAMPS_LEN 8
1344 #define FCDI_EXTENDED_EVENT_PPS_TIMESTAMPS_LO_OFST 8
1345 #define FCDI_EXTENDED_EVENT_PPS_TIMESTAMPS_LO_LEN 4
1346 #define FCDI_EXTENDED_EVENT_PPS_TIMESTAMPS_LO_LBN 64
1347 #define FCDI_EXTENDED_EVENT_PPS_TIMESTAMPS_LO_WIDTH 32
1348 #define FCDI_EXTENDED_EVENT_PPS_TIMESTAMPS_HI_OFST 12
1349 #define FCDI_EXTENDED_EVENT_PPS_TIMESTAMPS_HI_LEN 4
1350 #define FCDI_EXTENDED_EVENT_PPS_TIMESTAMPS_HI_LBN 96
1351 #define FCDI_EXTENDED_EVENT_PPS_TIMESTAMPS_HI_WIDTH 32
1352 #define FCDI_EXTENDED_EVENT_PPS_TIMESTAMPS_MINNUM 1
1353 #define FCDI_EXTENDED_EVENT_PPS_TIMESTAMPS_MAXNUM 30
1354 #define FCDI_EXTENDED_EVENT_PPS_TIMESTAMPS_MAXNUM_MCDI2 126
1355 #define FCDI_EXTENDED_EVENT_PPS_TIMESTAMPS_LBN 64
1356 #define FCDI_EXTENDED_EVENT_PPS_TIMESTAMPS_WIDTH 64
1357
1358 /* MUM_EVENT structuredef */
1359 #define MUM_EVENT_LEN 8
1360 #define MUM_EVENT_CONT_LBN 32
1361 #define MUM_EVENT_CONT_WIDTH 1
1362 #define MUM_EVENT_LEVEL_LBN 33
1363 #define MUM_EVENT_LEVEL_WIDTH 3
1364 /* enum: Info. */
1365 #define MUM_EVENT_LEVEL_INFO 0x0
1366 /* enum: Warning. */
1367 #define MUM_EVENT_LEVEL_WARN 0x1
1368 /* enum: Error. */
1369 #define MUM_EVENT_LEVEL_ERR 0x2
1370 /* enum: Fatal. */
1371 #define MUM_EVENT_LEVEL_FATAL 0x3
1372 #define MUM_EVENT_DATA_OFST 0
1373 #define MUM_EVENT_DATA_LEN 4
1374 #define MUM_EVENT_SENSOR_ID_OFST 0
1375 #define MUM_EVENT_SENSOR_ID_LBN 0
1376 #define MUM_EVENT_SENSOR_ID_WIDTH 8
1377 /*             Enum values, see field(s): */
1378 /*                MC_CMD_SENSOR_INFO/MC_CMD_SENSOR_INFO_OUT/MASK */
1379 #define MUM_EVENT_SENSOR_STATE_OFST 0
1380 #define MUM_EVENT_SENSOR_STATE_LBN 8
1381 #define MUM_EVENT_SENSOR_STATE_WIDTH 8
1382 #define MUM_EVENT_PORT_PHY_READY_OFST 0
1383 #define MUM_EVENT_PORT_PHY_READY_LBN 0
1384 #define MUM_EVENT_PORT_PHY_READY_WIDTH 1
1385 #define MUM_EVENT_PORT_PHY_LINK_UP_OFST 0
1386 #define MUM_EVENT_PORT_PHY_LINK_UP_LBN 1
1387 #define MUM_EVENT_PORT_PHY_LINK_UP_WIDTH 1
1388 #define MUM_EVENT_PORT_PHY_TX_LOL_OFST 0
1389 #define MUM_EVENT_PORT_PHY_TX_LOL_LBN 2
1390 #define MUM_EVENT_PORT_PHY_TX_LOL_WIDTH 1
1391 #define MUM_EVENT_PORT_PHY_RX_LOL_OFST 0
1392 #define MUM_EVENT_PORT_PHY_RX_LOL_LBN 3
1393 #define MUM_EVENT_PORT_PHY_RX_LOL_WIDTH 1
1394 #define MUM_EVENT_PORT_PHY_TX_LOS_OFST 0
1395 #define MUM_EVENT_PORT_PHY_TX_LOS_LBN 4
1396 #define MUM_EVENT_PORT_PHY_TX_LOS_WIDTH 1
1397 #define MUM_EVENT_PORT_PHY_RX_LOS_OFST 0
1398 #define MUM_EVENT_PORT_PHY_RX_LOS_LBN 5
1399 #define MUM_EVENT_PORT_PHY_RX_LOS_WIDTH 1
1400 #define MUM_EVENT_PORT_PHY_TX_FAULT_OFST 0
1401 #define MUM_EVENT_PORT_PHY_TX_FAULT_LBN 6
1402 #define MUM_EVENT_PORT_PHY_TX_FAULT_WIDTH 1
1403 #define MUM_EVENT_DATA_LBN 0
1404 #define MUM_EVENT_DATA_WIDTH 32
1405 #define MUM_EVENT_SRC_LBN 36
1406 #define MUM_EVENT_SRC_WIDTH 8
1407 #define MUM_EVENT_EV_CODE_LBN 60
1408 #define MUM_EVENT_EV_CODE_WIDTH 4
1409 #define MUM_EVENT_CODE_LBN 44
1410 #define MUM_EVENT_CODE_WIDTH 8
1411 /* enum: The MUM was rebooted. */
1412 #define MUM_EVENT_CODE_REBOOT 0x1
1413 /* enum: Bad assert. */
1414 #define MUM_EVENT_CODE_ASSERT 0x2
1415 /* enum: Sensor failure. */
1416 #define MUM_EVENT_CODE_SENSOR 0x3
1417 /* enum: Link fault has been asserted, or has cleared. */
1418 #define MUM_EVENT_CODE_QSFP_LASI_INTERRUPT 0x4
1419 #define MUM_EVENT_SENSOR_DATA_OFST 0
1420 #define MUM_EVENT_SENSOR_DATA_LEN 4
1421 #define MUM_EVENT_SENSOR_DATA_LBN 0
1422 #define MUM_EVENT_SENSOR_DATA_WIDTH 32
1423 #define MUM_EVENT_PORT_PHY_FLAGS_OFST 0
1424 #define MUM_EVENT_PORT_PHY_FLAGS_LEN 4
1425 #define MUM_EVENT_PORT_PHY_FLAGS_LBN 0
1426 #define MUM_EVENT_PORT_PHY_FLAGS_WIDTH 32
1427 #define MUM_EVENT_PORT_PHY_COPPER_LEN_OFST 0
1428 #define MUM_EVENT_PORT_PHY_COPPER_LEN_LEN 4
1429 #define MUM_EVENT_PORT_PHY_COPPER_LEN_LBN 0
1430 #define MUM_EVENT_PORT_PHY_COPPER_LEN_WIDTH 32
1431 #define MUM_EVENT_PORT_PHY_CAPS_OFST 0
1432 #define MUM_EVENT_PORT_PHY_CAPS_LEN 4
1433 #define MUM_EVENT_PORT_PHY_CAPS_LBN 0
1434 #define MUM_EVENT_PORT_PHY_CAPS_WIDTH 32
1435 #define MUM_EVENT_PORT_PHY_TECH_OFST 0
1436 #define MUM_EVENT_PORT_PHY_TECH_LEN 4
1437 #define MUM_EVENT_PORT_PHY_STATE_QSFP_MODULE_TECH_UNKNOWN 0x0 /* enum */
1438 #define MUM_EVENT_PORT_PHY_STATE_QSFP_MODULE_TECH_OPTICAL 0x1 /* enum */
1439 #define MUM_EVENT_PORT_PHY_STATE_QSFP_MODULE_TECH_COPPER_PASSIVE 0x2 /* enum */
1440 #define MUM_EVENT_PORT_PHY_STATE_QSFP_MODULE_TECH_COPPER_PASSIVE_EQUALIZED 0x3 /* enum */
1441 #define MUM_EVENT_PORT_PHY_STATE_QSFP_MODULE_TECH_COPPER_ACTIVE_LIMITING 0x4 /* enum */
1442 #define MUM_EVENT_PORT_PHY_STATE_QSFP_MODULE_TECH_COPPER_ACTIVE_LINEAR 0x5 /* enum */
1443 #define MUM_EVENT_PORT_PHY_STATE_QSFP_MODULE_TECH_BASE_T 0x6 /* enum */
1444 #define MUM_EVENT_PORT_PHY_STATE_QSFP_MODULE_TECH_LOOPBACK_PASSIVE 0x7 /* enum */
1445 #define MUM_EVENT_PORT_PHY_TECH_LBN 0
1446 #define MUM_EVENT_PORT_PHY_TECH_WIDTH 32
1447 #define MUM_EVENT_PORT_PHY_SRC_DATA_ID_LBN 36
1448 #define MUM_EVENT_PORT_PHY_SRC_DATA_ID_WIDTH 4
1449 #define MUM_EVENT_PORT_PHY_SRC_DATA_ID_FLAGS 0x0 /* enum */
1450 #define MUM_EVENT_PORT_PHY_SRC_DATA_ID_COPPER_LEN 0x1 /* enum */
1451 #define MUM_EVENT_PORT_PHY_SRC_DATA_ID_CAPS 0x2 /* enum */
1452 #define MUM_EVENT_PORT_PHY_SRC_DATA_ID_TECH 0x3 /* enum */
1453 #define MUM_EVENT_PORT_PHY_SRC_DATA_ID_MAX 0x4 /* enum */
1454 #define MUM_EVENT_PORT_PHY_SRC_PORT_NO_LBN 40
1455 #define MUM_EVENT_PORT_PHY_SRC_PORT_NO_WIDTH 4
1456
1457
1458 /***********************************/
1459 /* MC_CMD_READ32
1460  * Read multiple 32byte words from MC memory. Note - this command really
1461  * belongs to INSECURE category but is required by shmboot. The command handler
1462  * has additional checks to reject insecure calls.
1463  */
1464 #define MC_CMD_READ32 0x1
1465 #define MC_CMD_READ32_MSGSET 0x1
1466 #undef  MC_CMD_0x1_PRIVILEGE_CTG
1467
1468 #define MC_CMD_0x1_PRIVILEGE_CTG SRIOV_CTG_ADMIN
1469
1470 /* MC_CMD_READ32_IN msgrequest */
1471 #define MC_CMD_READ32_IN_LEN 8
1472 #define MC_CMD_READ32_IN_ADDR_OFST 0
1473 #define MC_CMD_READ32_IN_ADDR_LEN 4
1474 #define MC_CMD_READ32_IN_NUMWORDS_OFST 4
1475 #define MC_CMD_READ32_IN_NUMWORDS_LEN 4
1476
1477 /* MC_CMD_READ32_OUT msgresponse */
1478 #define MC_CMD_READ32_OUT_LENMIN 4
1479 #define MC_CMD_READ32_OUT_LENMAX 252
1480 #define MC_CMD_READ32_OUT_LENMAX_MCDI2 1020
1481 #define MC_CMD_READ32_OUT_LEN(num) (0+4*(num))
1482 #define MC_CMD_READ32_OUT_BUFFER_NUM(len) (((len)-0)/4)
1483 #define MC_CMD_READ32_OUT_BUFFER_OFST 0
1484 #define MC_CMD_READ32_OUT_BUFFER_LEN 4
1485 #define MC_CMD_READ32_OUT_BUFFER_MINNUM 1
1486 #define MC_CMD_READ32_OUT_BUFFER_MAXNUM 63
1487 #define MC_CMD_READ32_OUT_BUFFER_MAXNUM_MCDI2 255
1488
1489
1490 /***********************************/
1491 /* MC_CMD_WRITE32
1492  * Write multiple 32byte words to MC memory.
1493  */
1494 #define MC_CMD_WRITE32 0x2
1495 #define MC_CMD_WRITE32_MSGSET 0x2
1496 #undef  MC_CMD_0x2_PRIVILEGE_CTG
1497
1498 #define MC_CMD_0x2_PRIVILEGE_CTG SRIOV_CTG_INSECURE
1499
1500 /* MC_CMD_WRITE32_IN msgrequest */
1501 #define MC_CMD_WRITE32_IN_LENMIN 8
1502 #define MC_CMD_WRITE32_IN_LENMAX 252
1503 #define MC_CMD_WRITE32_IN_LENMAX_MCDI2 1020
1504 #define MC_CMD_WRITE32_IN_LEN(num) (4+4*(num))
1505 #define MC_CMD_WRITE32_IN_BUFFER_NUM(len) (((len)-4)/4)
1506 #define MC_CMD_WRITE32_IN_ADDR_OFST 0
1507 #define MC_CMD_WRITE32_IN_ADDR_LEN 4
1508 #define MC_CMD_WRITE32_IN_BUFFER_OFST 4
1509 #define MC_CMD_WRITE32_IN_BUFFER_LEN 4
1510 #define MC_CMD_WRITE32_IN_BUFFER_MINNUM 1
1511 #define MC_CMD_WRITE32_IN_BUFFER_MAXNUM 62
1512 #define MC_CMD_WRITE32_IN_BUFFER_MAXNUM_MCDI2 254
1513
1514 /* MC_CMD_WRITE32_OUT msgresponse */
1515 #define MC_CMD_WRITE32_OUT_LEN 0
1516
1517
1518 /***********************************/
1519 /* MC_CMD_COPYCODE
1520  * Copy MC code between two locations and jump. Note - this command really
1521  * belongs to INSECURE category but is required by shmboot. The command handler
1522  * has additional checks to reject insecure calls.
1523  */
1524 #define MC_CMD_COPYCODE 0x3
1525 #define MC_CMD_COPYCODE_MSGSET 0x3
1526 #undef  MC_CMD_0x3_PRIVILEGE_CTG
1527
1528 #define MC_CMD_0x3_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
1529
1530 /* MC_CMD_COPYCODE_IN msgrequest */
1531 #define MC_CMD_COPYCODE_IN_LEN 16
1532 /* Source address
1533  *
1534  * The main image should be entered via a copy of a single word from and to a
1535  * magic address, which controls various aspects of the boot. The magic address
1536  * is a bitfield, with each bit as documented below.
1537  */
1538 #define MC_CMD_COPYCODE_IN_SRC_ADDR_OFST 0
1539 #define MC_CMD_COPYCODE_IN_SRC_ADDR_LEN 4
1540 /* enum: Deprecated; equivalent to setting BOOT_MAGIC_PRESENT (see below) */
1541 #define MC_CMD_COPYCODE_HUNT_NO_MAGIC_ADDR 0x10000
1542 /* enum: Deprecated; equivalent to setting BOOT_MAGIC_PRESENT and
1543  * BOOT_MAGIC_SATELLITE_CPUS_NOT_LOADED (see below)
1544  */
1545 #define MC_CMD_COPYCODE_HUNT_NO_DATAPATH_MAGIC_ADDR 0x1d0d0
1546 /* enum: Deprecated; equivalent to setting BOOT_MAGIC_PRESENT,
1547  * BOOT_MAGIC_SATELLITE_CPUS_NOT_LOADED and BOOT_MAGIC_IGNORE_CONFIG (see
1548  * below)
1549  */
1550 #define MC_CMD_COPYCODE_HUNT_IGNORE_CONFIG_MAGIC_ADDR 0x1badc
1551 #define MC_CMD_COPYCODE_IN_BOOT_MAGIC_PRESENT_OFST 0
1552 #define MC_CMD_COPYCODE_IN_BOOT_MAGIC_PRESENT_LBN 17
1553 #define MC_CMD_COPYCODE_IN_BOOT_MAGIC_PRESENT_WIDTH 1
1554 #define MC_CMD_COPYCODE_IN_BOOT_MAGIC_SATELLITE_CPUS_NOT_LOADED_OFST 0
1555 #define MC_CMD_COPYCODE_IN_BOOT_MAGIC_SATELLITE_CPUS_NOT_LOADED_LBN 2
1556 #define MC_CMD_COPYCODE_IN_BOOT_MAGIC_SATELLITE_CPUS_NOT_LOADED_WIDTH 1
1557 #define MC_CMD_COPYCODE_IN_BOOT_MAGIC_IGNORE_CONFIG_OFST 0
1558 #define MC_CMD_COPYCODE_IN_BOOT_MAGIC_IGNORE_CONFIG_LBN 3
1559 #define MC_CMD_COPYCODE_IN_BOOT_MAGIC_IGNORE_CONFIG_WIDTH 1
1560 #define MC_CMD_COPYCODE_IN_BOOT_MAGIC_SKIP_BOOT_ICORE_SYNC_OFST 0
1561 #define MC_CMD_COPYCODE_IN_BOOT_MAGIC_SKIP_BOOT_ICORE_SYNC_LBN 4
1562 #define MC_CMD_COPYCODE_IN_BOOT_MAGIC_SKIP_BOOT_ICORE_SYNC_WIDTH 1
1563 #define MC_CMD_COPYCODE_IN_BOOT_MAGIC_FORCE_STANDALONE_OFST 0
1564 #define MC_CMD_COPYCODE_IN_BOOT_MAGIC_FORCE_STANDALONE_LBN 5
1565 #define MC_CMD_COPYCODE_IN_BOOT_MAGIC_FORCE_STANDALONE_WIDTH 1
1566 #define MC_CMD_COPYCODE_IN_BOOT_MAGIC_DISABLE_XIP_OFST 0
1567 #define MC_CMD_COPYCODE_IN_BOOT_MAGIC_DISABLE_XIP_LBN 6
1568 #define MC_CMD_COPYCODE_IN_BOOT_MAGIC_DISABLE_XIP_WIDTH 1
1569 /* Destination address */
1570 #define MC_CMD_COPYCODE_IN_DEST_ADDR_OFST 4
1571 #define MC_CMD_COPYCODE_IN_DEST_ADDR_LEN 4
1572 #define MC_CMD_COPYCODE_IN_NUMWORDS_OFST 8
1573 #define MC_CMD_COPYCODE_IN_NUMWORDS_LEN 4
1574 /* Address of where to jump after copy. */
1575 #define MC_CMD_COPYCODE_IN_JUMP_OFST 12
1576 #define MC_CMD_COPYCODE_IN_JUMP_LEN 4
1577 /* enum: Control should return to the caller rather than jumping */
1578 #define MC_CMD_COPYCODE_JUMP_NONE 0x1
1579
1580 /* MC_CMD_COPYCODE_OUT msgresponse */
1581 #define MC_CMD_COPYCODE_OUT_LEN 0
1582
1583
1584 /***********************************/
1585 /* MC_CMD_SET_FUNC
1586  * Select function for function-specific commands.
1587  */
1588 #define MC_CMD_SET_FUNC 0x4
1589 #define MC_CMD_SET_FUNC_MSGSET 0x4
1590 #undef  MC_CMD_0x4_PRIVILEGE_CTG
1591
1592 #define MC_CMD_0x4_PRIVILEGE_CTG SRIOV_CTG_INSECURE
1593
1594 /* MC_CMD_SET_FUNC_IN msgrequest */
1595 #define MC_CMD_SET_FUNC_IN_LEN 4
1596 /* Set function */
1597 #define MC_CMD_SET_FUNC_IN_FUNC_OFST 0
1598 #define MC_CMD_SET_FUNC_IN_FUNC_LEN 4
1599
1600 /* MC_CMD_SET_FUNC_OUT msgresponse */
1601 #define MC_CMD_SET_FUNC_OUT_LEN 0
1602
1603
1604 /***********************************/
1605 /* MC_CMD_GET_BOOT_STATUS
1606  * Get the instruction address from which the MC booted.
1607  */
1608 #define MC_CMD_GET_BOOT_STATUS 0x5
1609 #define MC_CMD_GET_BOOT_STATUS_MSGSET 0x5
1610 #undef  MC_CMD_0x5_PRIVILEGE_CTG
1611
1612 #define MC_CMD_0x5_PRIVILEGE_CTG SRIOV_CTG_GENERAL
1613
1614 /* MC_CMD_GET_BOOT_STATUS_IN msgrequest */
1615 #define MC_CMD_GET_BOOT_STATUS_IN_LEN 0
1616
1617 /* MC_CMD_GET_BOOT_STATUS_OUT msgresponse */
1618 #define MC_CMD_GET_BOOT_STATUS_OUT_LEN 8
1619 /* ?? */
1620 #define MC_CMD_GET_BOOT_STATUS_OUT_BOOT_OFFSET_OFST 0
1621 #define MC_CMD_GET_BOOT_STATUS_OUT_BOOT_OFFSET_LEN 4
1622 /* enum: indicates that the MC wasn't flash booted */
1623 #define MC_CMD_GET_BOOT_STATUS_OUT_BOOT_OFFSET_NULL 0xdeadbeef
1624 #define MC_CMD_GET_BOOT_STATUS_OUT_FLAGS_OFST 4
1625 #define MC_CMD_GET_BOOT_STATUS_OUT_FLAGS_LEN 4
1626 #define MC_CMD_GET_BOOT_STATUS_OUT_FLAGS_WATCHDOG_OFST 4
1627 #define MC_CMD_GET_BOOT_STATUS_OUT_FLAGS_WATCHDOG_LBN 0
1628 #define MC_CMD_GET_BOOT_STATUS_OUT_FLAGS_WATCHDOG_WIDTH 1
1629 #define MC_CMD_GET_BOOT_STATUS_OUT_FLAGS_PRIMARY_OFST 4
1630 #define MC_CMD_GET_BOOT_STATUS_OUT_FLAGS_PRIMARY_LBN 1
1631 #define MC_CMD_GET_BOOT_STATUS_OUT_FLAGS_PRIMARY_WIDTH 1
1632 #define MC_CMD_GET_BOOT_STATUS_OUT_FLAGS_BACKUP_OFST 4
1633 #define MC_CMD_GET_BOOT_STATUS_OUT_FLAGS_BACKUP_LBN 2
1634 #define MC_CMD_GET_BOOT_STATUS_OUT_FLAGS_BACKUP_WIDTH 1
1635
1636
1637 /***********************************/
1638 /* MC_CMD_GET_ASSERTS
1639  * Get (and optionally clear) the current assertion status. Only
1640  * OUT.GLOBAL_FLAGS is guaranteed to exist in the completion payload. The other
1641  * fields will only be present if OUT.GLOBAL_FLAGS != NO_FAILS
1642  */
1643 #define MC_CMD_GET_ASSERTS 0x6
1644 #define MC_CMD_GET_ASSERTS_MSGSET 0x6
1645 #undef  MC_CMD_0x6_PRIVILEGE_CTG
1646
1647 #define MC_CMD_0x6_PRIVILEGE_CTG SRIOV_CTG_ADMIN
1648
1649 /* MC_CMD_GET_ASSERTS_IN msgrequest */
1650 #define MC_CMD_GET_ASSERTS_IN_LEN 4
1651 /* Set to clear assertion */
1652 #define MC_CMD_GET_ASSERTS_IN_CLEAR_OFST 0
1653 #define MC_CMD_GET_ASSERTS_IN_CLEAR_LEN 4
1654
1655 /* MC_CMD_GET_ASSERTS_OUT msgresponse */
1656 #define MC_CMD_GET_ASSERTS_OUT_LEN 140
1657 /* Assertion status flag. */
1658 #define MC_CMD_GET_ASSERTS_OUT_GLOBAL_FLAGS_OFST 0
1659 #define MC_CMD_GET_ASSERTS_OUT_GLOBAL_FLAGS_LEN 4
1660 /* enum: No assertions have failed. */
1661 #define MC_CMD_GET_ASSERTS_FLAGS_NO_FAILS 0x1
1662 /* enum: A system-level assertion has failed. */
1663 #define MC_CMD_GET_ASSERTS_FLAGS_SYS_FAIL 0x2
1664 /* enum: A thread-level assertion has failed. */
1665 #define MC_CMD_GET_ASSERTS_FLAGS_THR_FAIL 0x3
1666 /* enum: The system was reset by the watchdog. */
1667 #define MC_CMD_GET_ASSERTS_FLAGS_WDOG_FIRED 0x4
1668 /* enum: An illegal address trap stopped the system (huntington and later) */
1669 #define MC_CMD_GET_ASSERTS_FLAGS_ADDR_TRAP 0x5
1670 /* Failing PC value */
1671 #define MC_CMD_GET_ASSERTS_OUT_SAVED_PC_OFFS_OFST 4
1672 #define MC_CMD_GET_ASSERTS_OUT_SAVED_PC_OFFS_LEN 4
1673 /* Saved GP regs */
1674 #define MC_CMD_GET_ASSERTS_OUT_GP_REGS_OFFS_OFST 8
1675 #define MC_CMD_GET_ASSERTS_OUT_GP_REGS_OFFS_LEN 4
1676 #define MC_CMD_GET_ASSERTS_OUT_GP_REGS_OFFS_NUM 31
1677 /* enum: A magic value hinting that the value in this register at the time of
1678  * the failure has likely been lost.
1679  */
1680 #define MC_CMD_GET_ASSERTS_REG_NO_DATA 0xda7a1057
1681 /* Failing thread address */
1682 #define MC_CMD_GET_ASSERTS_OUT_THREAD_OFFS_OFST 132
1683 #define MC_CMD_GET_ASSERTS_OUT_THREAD_OFFS_LEN 4
1684 #define MC_CMD_GET_ASSERTS_OUT_RESERVED_OFST 136
1685 #define MC_CMD_GET_ASSERTS_OUT_RESERVED_LEN 4
1686
1687 /* MC_CMD_GET_ASSERTS_OUT_V2 msgresponse: Extended response for MicroBlaze CPUs
1688  * found on Riverhead designs
1689  */
1690 #define MC_CMD_GET_ASSERTS_OUT_V2_LEN 240
1691 /* Assertion status flag. */
1692 #define MC_CMD_GET_ASSERTS_OUT_V2_GLOBAL_FLAGS_OFST 0
1693 #define MC_CMD_GET_ASSERTS_OUT_V2_GLOBAL_FLAGS_LEN 4
1694 /* enum: No assertions have failed. */
1695 /*               MC_CMD_GET_ASSERTS_FLAGS_NO_FAILS 0x1 */
1696 /* enum: A system-level assertion has failed. */
1697 /*               MC_CMD_GET_ASSERTS_FLAGS_SYS_FAIL 0x2 */
1698 /* enum: A thread-level assertion has failed. */
1699 /*               MC_CMD_GET_ASSERTS_FLAGS_THR_FAIL 0x3 */
1700 /* enum: The system was reset by the watchdog. */
1701 /*               MC_CMD_GET_ASSERTS_FLAGS_WDOG_FIRED 0x4 */
1702 /* enum: An illegal address trap stopped the system (huntington and later) */
1703 /*               MC_CMD_GET_ASSERTS_FLAGS_ADDR_TRAP 0x5 */
1704 /* Failing PC value */
1705 #define MC_CMD_GET_ASSERTS_OUT_V2_SAVED_PC_OFFS_OFST 4
1706 #define MC_CMD_GET_ASSERTS_OUT_V2_SAVED_PC_OFFS_LEN 4
1707 /* Saved GP regs */
1708 #define MC_CMD_GET_ASSERTS_OUT_V2_GP_REGS_OFFS_OFST 8
1709 #define MC_CMD_GET_ASSERTS_OUT_V2_GP_REGS_OFFS_LEN 4
1710 #define MC_CMD_GET_ASSERTS_OUT_V2_GP_REGS_OFFS_NUM 31
1711 /* enum: A magic value hinting that the value in this register at the time of
1712  * the failure has likely been lost.
1713  */
1714 /*               MC_CMD_GET_ASSERTS_REG_NO_DATA 0xda7a1057 */
1715 /* Failing thread address */
1716 #define MC_CMD_GET_ASSERTS_OUT_V2_THREAD_OFFS_OFST 132
1717 #define MC_CMD_GET_ASSERTS_OUT_V2_THREAD_OFFS_LEN 4
1718 #define MC_CMD_GET_ASSERTS_OUT_V2_RESERVED_OFST 136
1719 #define MC_CMD_GET_ASSERTS_OUT_V2_RESERVED_LEN 4
1720 /* Saved Special Function Registers */
1721 #define MC_CMD_GET_ASSERTS_OUT_V2_SF_REGS_OFFS_OFST 136
1722 #define MC_CMD_GET_ASSERTS_OUT_V2_SF_REGS_OFFS_LEN 4
1723 #define MC_CMD_GET_ASSERTS_OUT_V2_SF_REGS_OFFS_NUM 26
1724
1725 /* MC_CMD_GET_ASSERTS_OUT_V3 msgresponse: Extended response with asserted
1726  * firmware version information
1727  */
1728 #define MC_CMD_GET_ASSERTS_OUT_V3_LEN 360
1729 /* Assertion status flag. */
1730 #define MC_CMD_GET_ASSERTS_OUT_V3_GLOBAL_FLAGS_OFST 0
1731 #define MC_CMD_GET_ASSERTS_OUT_V3_GLOBAL_FLAGS_LEN 4
1732 /* enum: No assertions have failed. */
1733 /*               MC_CMD_GET_ASSERTS_FLAGS_NO_FAILS 0x1 */
1734 /* enum: A system-level assertion has failed. */
1735 /*               MC_CMD_GET_ASSERTS_FLAGS_SYS_FAIL 0x2 */
1736 /* enum: A thread-level assertion has failed. */
1737 /*               MC_CMD_GET_ASSERTS_FLAGS_THR_FAIL 0x3 */
1738 /* enum: The system was reset by the watchdog. */
1739 /*               MC_CMD_GET_ASSERTS_FLAGS_WDOG_FIRED 0x4 */
1740 /* enum: An illegal address trap stopped the system (huntington and later) */
1741 /*               MC_CMD_GET_ASSERTS_FLAGS_ADDR_TRAP 0x5 */
1742 /* Failing PC value */
1743 #define MC_CMD_GET_ASSERTS_OUT_V3_SAVED_PC_OFFS_OFST 4
1744 #define MC_CMD_GET_ASSERTS_OUT_V3_SAVED_PC_OFFS_LEN 4
1745 /* Saved GP regs */
1746 #define MC_CMD_GET_ASSERTS_OUT_V3_GP_REGS_OFFS_OFST 8
1747 #define MC_CMD_GET_ASSERTS_OUT_V3_GP_REGS_OFFS_LEN 4
1748 #define MC_CMD_GET_ASSERTS_OUT_V3_GP_REGS_OFFS_NUM 31
1749 /* enum: A magic value hinting that the value in this register at the time of
1750  * the failure has likely been lost.
1751  */
1752 /*               MC_CMD_GET_ASSERTS_REG_NO_DATA 0xda7a1057 */
1753 /* Failing thread address */
1754 #define MC_CMD_GET_ASSERTS_OUT_V3_THREAD_OFFS_OFST 132
1755 #define MC_CMD_GET_ASSERTS_OUT_V3_THREAD_OFFS_LEN 4
1756 #define MC_CMD_GET_ASSERTS_OUT_V3_RESERVED_OFST 136
1757 #define MC_CMD_GET_ASSERTS_OUT_V3_RESERVED_LEN 4
1758 /* Saved Special Function Registers */
1759 #define MC_CMD_GET_ASSERTS_OUT_V3_SF_REGS_OFFS_OFST 136
1760 #define MC_CMD_GET_ASSERTS_OUT_V3_SF_REGS_OFFS_LEN 4
1761 #define MC_CMD_GET_ASSERTS_OUT_V3_SF_REGS_OFFS_NUM 26
1762 /* MC firmware unique build ID (as binary SHA-1 value) */
1763 #define MC_CMD_GET_ASSERTS_OUT_V3_MC_FW_BUILD_ID_OFST 240
1764 #define MC_CMD_GET_ASSERTS_OUT_V3_MC_FW_BUILD_ID_LEN 20
1765 /* MC firmware build date (as Unix timestamp) */
1766 #define MC_CMD_GET_ASSERTS_OUT_V3_MC_FW_BUILD_TIMESTAMP_OFST 260
1767 #define MC_CMD_GET_ASSERTS_OUT_V3_MC_FW_BUILD_TIMESTAMP_LEN 8
1768 #define MC_CMD_GET_ASSERTS_OUT_V3_MC_FW_BUILD_TIMESTAMP_LO_OFST 260
1769 #define MC_CMD_GET_ASSERTS_OUT_V3_MC_FW_BUILD_TIMESTAMP_LO_LEN 4
1770 #define MC_CMD_GET_ASSERTS_OUT_V3_MC_FW_BUILD_TIMESTAMP_LO_LBN 2080
1771 #define MC_CMD_GET_ASSERTS_OUT_V3_MC_FW_BUILD_TIMESTAMP_LO_WIDTH 32
1772 #define MC_CMD_GET_ASSERTS_OUT_V3_MC_FW_BUILD_TIMESTAMP_HI_OFST 264
1773 #define MC_CMD_GET_ASSERTS_OUT_V3_MC_FW_BUILD_TIMESTAMP_HI_LEN 4
1774 #define MC_CMD_GET_ASSERTS_OUT_V3_MC_FW_BUILD_TIMESTAMP_HI_LBN 2112
1775 #define MC_CMD_GET_ASSERTS_OUT_V3_MC_FW_BUILD_TIMESTAMP_HI_WIDTH 32
1776 /* MC firmware version number */
1777 #define MC_CMD_GET_ASSERTS_OUT_V3_MC_FW_VERSION_OFST 268
1778 #define MC_CMD_GET_ASSERTS_OUT_V3_MC_FW_VERSION_LEN 8
1779 #define MC_CMD_GET_ASSERTS_OUT_V3_MC_FW_VERSION_LO_OFST 268
1780 #define MC_CMD_GET_ASSERTS_OUT_V3_MC_FW_VERSION_LO_LEN 4
1781 #define MC_CMD_GET_ASSERTS_OUT_V3_MC_FW_VERSION_LO_LBN 2144
1782 #define MC_CMD_GET_ASSERTS_OUT_V3_MC_FW_VERSION_LO_WIDTH 32
1783 #define MC_CMD_GET_ASSERTS_OUT_V3_MC_FW_VERSION_HI_OFST 272
1784 #define MC_CMD_GET_ASSERTS_OUT_V3_MC_FW_VERSION_HI_LEN 4
1785 #define MC_CMD_GET_ASSERTS_OUT_V3_MC_FW_VERSION_HI_LBN 2176
1786 #define MC_CMD_GET_ASSERTS_OUT_V3_MC_FW_VERSION_HI_WIDTH 32
1787 /* MC firmware security level */
1788 #define MC_CMD_GET_ASSERTS_OUT_V3_MC_FW_SECURITY_LEVEL_OFST 276
1789 #define MC_CMD_GET_ASSERTS_OUT_V3_MC_FW_SECURITY_LEVEL_LEN 4
1790 /* MC firmware extra version info (as null-terminated US-ASCII string) */
1791 #define MC_CMD_GET_ASSERTS_OUT_V3_MC_FW_EXTRA_INFO_OFST 280
1792 #define MC_CMD_GET_ASSERTS_OUT_V3_MC_FW_EXTRA_INFO_LEN 16
1793 /* MC firmware build name (as null-terminated US-ASCII string) */
1794 #define MC_CMD_GET_ASSERTS_OUT_V3_MC_FW_BUILD_NAME_OFST 296
1795 #define MC_CMD_GET_ASSERTS_OUT_V3_MC_FW_BUILD_NAME_LEN 64
1796
1797
1798 /***********************************/
1799 /* MC_CMD_LOG_CTRL
1800  * Configure the output stream for log events such as link state changes,
1801  * sensor notifications and MCDI completions
1802  */
1803 #define MC_CMD_LOG_CTRL 0x7
1804 #define MC_CMD_LOG_CTRL_MSGSET 0x7
1805 #undef  MC_CMD_0x7_PRIVILEGE_CTG
1806
1807 #define MC_CMD_0x7_PRIVILEGE_CTG SRIOV_CTG_GENERAL
1808
1809 /* MC_CMD_LOG_CTRL_IN msgrequest */
1810 #define MC_CMD_LOG_CTRL_IN_LEN 8
1811 /* Log destination */
1812 #define MC_CMD_LOG_CTRL_IN_LOG_DEST_OFST 0
1813 #define MC_CMD_LOG_CTRL_IN_LOG_DEST_LEN 4
1814 /* enum: UART. */
1815 #define MC_CMD_LOG_CTRL_IN_LOG_DEST_UART 0x1
1816 /* enum: Event queue. */
1817 #define MC_CMD_LOG_CTRL_IN_LOG_DEST_EVQ 0x2
1818 /* Legacy argument. Must be zero. */
1819 #define MC_CMD_LOG_CTRL_IN_LOG_DEST_EVQ_OFST 4
1820 #define MC_CMD_LOG_CTRL_IN_LOG_DEST_EVQ_LEN 4
1821
1822 /* MC_CMD_LOG_CTRL_OUT msgresponse */
1823 #define MC_CMD_LOG_CTRL_OUT_LEN 0
1824
1825
1826 /***********************************/
1827 /* MC_CMD_GET_VERSION
1828  * Get version information about adapter components.
1829  */
1830 #define MC_CMD_GET_VERSION 0x8
1831 #define MC_CMD_GET_VERSION_MSGSET 0x8
1832 #undef  MC_CMD_0x8_PRIVILEGE_CTG
1833
1834 #define MC_CMD_0x8_PRIVILEGE_CTG SRIOV_CTG_GENERAL
1835
1836 /* MC_CMD_GET_VERSION_IN msgrequest */
1837 #define MC_CMD_GET_VERSION_IN_LEN 0
1838
1839 /* MC_CMD_GET_VERSION_EXT_IN msgrequest: Asks for the extended version */
1840 #define MC_CMD_GET_VERSION_EXT_IN_LEN 4
1841 /* placeholder, set to 0 */
1842 #define MC_CMD_GET_VERSION_EXT_IN_EXT_FLAGS_OFST 0
1843 #define MC_CMD_GET_VERSION_EXT_IN_EXT_FLAGS_LEN 4
1844
1845 /* MC_CMD_GET_VERSION_V0_OUT msgresponse: deprecated version format */
1846 #define MC_CMD_GET_VERSION_V0_OUT_LEN 4
1847 #define MC_CMD_GET_VERSION_OUT_FIRMWARE_OFST 0
1848 #define MC_CMD_GET_VERSION_OUT_FIRMWARE_LEN 4
1849 /* enum: Reserved version number to indicate "any" version. */
1850 #define MC_CMD_GET_VERSION_OUT_FIRMWARE_ANY 0xffffffff
1851 /* enum: Bootrom version value for Siena. */
1852 #define MC_CMD_GET_VERSION_OUT_FIRMWARE_SIENA_BOOTROM 0xb0070000
1853 /* enum: Bootrom version value for Huntington. */
1854 #define MC_CMD_GET_VERSION_OUT_FIRMWARE_HUNT_BOOTROM 0xb0070001
1855 /* enum: Bootrom version value for Medford2. */
1856 #define MC_CMD_GET_VERSION_OUT_FIRMWARE_MEDFORD2_BOOTROM 0xb0070002
1857
1858 /* MC_CMD_GET_VERSION_OUT msgresponse */
1859 #define MC_CMD_GET_VERSION_OUT_LEN 32
1860 /*            MC_CMD_GET_VERSION_OUT_FIRMWARE_OFST 0 */
1861 /*            MC_CMD_GET_VERSION_OUT_FIRMWARE_LEN 4 */
1862 /*            Enum values, see field(s): */
1863 /*               MC_CMD_GET_VERSION_V0_OUT/MC_CMD_GET_VERSION_OUT_FIRMWARE */
1864 #define MC_CMD_GET_VERSION_OUT_PCOL_OFST 4
1865 #define MC_CMD_GET_VERSION_OUT_PCOL_LEN 4
1866 /* 128bit mask of functions supported by the current firmware */
1867 #define MC_CMD_GET_VERSION_OUT_SUPPORTED_FUNCS_OFST 8
1868 #define MC_CMD_GET_VERSION_OUT_SUPPORTED_FUNCS_LEN 16
1869 #define MC_CMD_GET_VERSION_OUT_VERSION_OFST 24
1870 #define MC_CMD_GET_VERSION_OUT_VERSION_LEN 8
1871 #define MC_CMD_GET_VERSION_OUT_VERSION_LO_OFST 24
1872 #define MC_CMD_GET_VERSION_OUT_VERSION_LO_LEN 4
1873 #define MC_CMD_GET_VERSION_OUT_VERSION_LO_LBN 192
1874 #define MC_CMD_GET_VERSION_OUT_VERSION_LO_WIDTH 32
1875 #define MC_CMD_GET_VERSION_OUT_VERSION_HI_OFST 28
1876 #define MC_CMD_GET_VERSION_OUT_VERSION_HI_LEN 4
1877 #define MC_CMD_GET_VERSION_OUT_VERSION_HI_LBN 224
1878 #define MC_CMD_GET_VERSION_OUT_VERSION_HI_WIDTH 32
1879
1880 /* MC_CMD_GET_VERSION_EXT_OUT msgresponse */
1881 #define MC_CMD_GET_VERSION_EXT_OUT_LEN 48
1882 /*            MC_CMD_GET_VERSION_OUT_FIRMWARE_OFST 0 */
1883 /*            MC_CMD_GET_VERSION_OUT_FIRMWARE_LEN 4 */
1884 /*            Enum values, see field(s): */
1885 /*               MC_CMD_GET_VERSION_V0_OUT/MC_CMD_GET_VERSION_OUT_FIRMWARE */
1886 #define MC_CMD_GET_VERSION_EXT_OUT_PCOL_OFST 4
1887 #define MC_CMD_GET_VERSION_EXT_OUT_PCOL_LEN 4
1888 /* 128bit mask of functions supported by the current firmware */
1889 #define MC_CMD_GET_VERSION_EXT_OUT_SUPPORTED_FUNCS_OFST 8
1890 #define MC_CMD_GET_VERSION_EXT_OUT_SUPPORTED_FUNCS_LEN 16
1891 #define MC_CMD_GET_VERSION_EXT_OUT_VERSION_OFST 24
1892 #define MC_CMD_GET_VERSION_EXT_OUT_VERSION_LEN 8
1893 #define MC_CMD_GET_VERSION_EXT_OUT_VERSION_LO_OFST 24
1894 #define MC_CMD_GET_VERSION_EXT_OUT_VERSION_LO_LEN 4
1895 #define MC_CMD_GET_VERSION_EXT_OUT_VERSION_LO_LBN 192
1896 #define MC_CMD_GET_VERSION_EXT_OUT_VERSION_LO_WIDTH 32
1897 #define MC_CMD_GET_VERSION_EXT_OUT_VERSION_HI_OFST 28
1898 #define MC_CMD_GET_VERSION_EXT_OUT_VERSION_HI_LEN 4
1899 #define MC_CMD_GET_VERSION_EXT_OUT_VERSION_HI_LBN 224
1900 #define MC_CMD_GET_VERSION_EXT_OUT_VERSION_HI_WIDTH 32
1901 /* extra info */
1902 #define MC_CMD_GET_VERSION_EXT_OUT_EXTRA_OFST 32
1903 #define MC_CMD_GET_VERSION_EXT_OUT_EXTRA_LEN 16
1904
1905 /* MC_CMD_GET_VERSION_V2_OUT msgresponse: Extended response providing version
1906  * information for all adapter components. For Riverhead based designs, base MC
1907  * firmware version fields refer to NMC firmware, while CMC firmware data is in
1908  * dedicated CMC fields. Flags indicate which data is present in the response
1909  * (depending on which components exist on a particular adapter)
1910  */
1911 #define MC_CMD_GET_VERSION_V2_OUT_LEN 304
1912 /*            MC_CMD_GET_VERSION_OUT_FIRMWARE_OFST 0 */
1913 /*            MC_CMD_GET_VERSION_OUT_FIRMWARE_LEN 4 */
1914 /*            Enum values, see field(s): */
1915 /*               MC_CMD_GET_VERSION_V0_OUT/MC_CMD_GET_VERSION_OUT_FIRMWARE */
1916 #define MC_CMD_GET_VERSION_V2_OUT_PCOL_OFST 4
1917 #define MC_CMD_GET_VERSION_V2_OUT_PCOL_LEN 4
1918 /* 128bit mask of functions supported by the current firmware */
1919 #define MC_CMD_GET_VERSION_V2_OUT_SUPPORTED_FUNCS_OFST 8
1920 #define MC_CMD_GET_VERSION_V2_OUT_SUPPORTED_FUNCS_LEN 16
1921 #define MC_CMD_GET_VERSION_V2_OUT_VERSION_OFST 24
1922 #define MC_CMD_GET_VERSION_V2_OUT_VERSION_LEN 8
1923 #define MC_CMD_GET_VERSION_V2_OUT_VERSION_LO_OFST 24
1924 #define MC_CMD_GET_VERSION_V2_OUT_VERSION_LO_LEN 4
1925 #define MC_CMD_GET_VERSION_V2_OUT_VERSION_LO_LBN 192
1926 #define MC_CMD_GET_VERSION_V2_OUT_VERSION_LO_WIDTH 32
1927 #define MC_CMD_GET_VERSION_V2_OUT_VERSION_HI_OFST 28
1928 #define MC_CMD_GET_VERSION_V2_OUT_VERSION_HI_LEN 4
1929 #define MC_CMD_GET_VERSION_V2_OUT_VERSION_HI_LBN 224
1930 #define MC_CMD_GET_VERSION_V2_OUT_VERSION_HI_WIDTH 32
1931 /* extra info */
1932 #define MC_CMD_GET_VERSION_V2_OUT_EXTRA_OFST 32
1933 #define MC_CMD_GET_VERSION_V2_OUT_EXTRA_LEN 16
1934 /* Flags indicating which extended fields are valid */
1935 #define MC_CMD_GET_VERSION_V2_OUT_FLAGS_OFST 48
1936 #define MC_CMD_GET_VERSION_V2_OUT_FLAGS_LEN 4
1937 #define MC_CMD_GET_VERSION_V2_OUT_MCFW_EXT_INFO_PRESENT_OFST 48
1938 #define MC_CMD_GET_VERSION_V2_OUT_MCFW_EXT_INFO_PRESENT_LBN 0
1939 #define MC_CMD_GET_VERSION_V2_OUT_MCFW_EXT_INFO_PRESENT_WIDTH 1
1940 #define MC_CMD_GET_VERSION_V2_OUT_SUCFW_EXT_INFO_PRESENT_OFST 48
1941 #define MC_CMD_GET_VERSION_V2_OUT_SUCFW_EXT_INFO_PRESENT_LBN 1
1942 #define MC_CMD_GET_VERSION_V2_OUT_SUCFW_EXT_INFO_PRESENT_WIDTH 1
1943 #define MC_CMD_GET_VERSION_V2_OUT_CMC_EXT_INFO_PRESENT_OFST 48
1944 #define MC_CMD_GET_VERSION_V2_OUT_CMC_EXT_INFO_PRESENT_LBN 2
1945 #define MC_CMD_GET_VERSION_V2_OUT_CMC_EXT_INFO_PRESENT_WIDTH 1
1946 #define MC_CMD_GET_VERSION_V2_OUT_FPGA_EXT_INFO_PRESENT_OFST 48
1947 #define MC_CMD_GET_VERSION_V2_OUT_FPGA_EXT_INFO_PRESENT_LBN 3
1948 #define MC_CMD_GET_VERSION_V2_OUT_FPGA_EXT_INFO_PRESENT_WIDTH 1
1949 #define MC_CMD_GET_VERSION_V2_OUT_BOARD_EXT_INFO_PRESENT_OFST 48
1950 #define MC_CMD_GET_VERSION_V2_OUT_BOARD_EXT_INFO_PRESENT_LBN 4
1951 #define MC_CMD_GET_VERSION_V2_OUT_BOARD_EXT_INFO_PRESENT_WIDTH 1
1952 #define MC_CMD_GET_VERSION_V2_OUT_DATAPATH_HW_VERSION_PRESENT_OFST 48
1953 #define MC_CMD_GET_VERSION_V2_OUT_DATAPATH_HW_VERSION_PRESENT_LBN 5
1954 #define MC_CMD_GET_VERSION_V2_OUT_DATAPATH_HW_VERSION_PRESENT_WIDTH 1
1955 #define MC_CMD_GET_VERSION_V2_OUT_DATAPATH_FW_VERSION_PRESENT_OFST 48
1956 #define MC_CMD_GET_VERSION_V2_OUT_DATAPATH_FW_VERSION_PRESENT_LBN 6
1957 #define MC_CMD_GET_VERSION_V2_OUT_DATAPATH_FW_VERSION_PRESENT_WIDTH 1
1958 #define MC_CMD_GET_VERSION_V2_OUT_SOC_BOOT_VERSION_PRESENT_OFST 48
1959 #define MC_CMD_GET_VERSION_V2_OUT_SOC_BOOT_VERSION_PRESENT_LBN 7
1960 #define MC_CMD_GET_VERSION_V2_OUT_SOC_BOOT_VERSION_PRESENT_WIDTH 1
1961 #define MC_CMD_GET_VERSION_V2_OUT_SOC_UBOOT_VERSION_PRESENT_OFST 48
1962 #define MC_CMD_GET_VERSION_V2_OUT_SOC_UBOOT_VERSION_PRESENT_LBN 8
1963 #define MC_CMD_GET_VERSION_V2_OUT_SOC_UBOOT_VERSION_PRESENT_WIDTH 1
1964 #define MC_CMD_GET_VERSION_V2_OUT_SOC_MAIN_ROOTFS_VERSION_PRESENT_OFST 48
1965 #define MC_CMD_GET_VERSION_V2_OUT_SOC_MAIN_ROOTFS_VERSION_PRESENT_LBN 9
1966 #define MC_CMD_GET_VERSION_V2_OUT_SOC_MAIN_ROOTFS_VERSION_PRESENT_WIDTH 1
1967 #define MC_CMD_GET_VERSION_V2_OUT_SOC_RECOVERY_BUILDROOT_VERSION_PRESENT_OFST 48
1968 #define MC_CMD_GET_VERSION_V2_OUT_SOC_RECOVERY_BUILDROOT_VERSION_PRESENT_LBN 10
1969 #define MC_CMD_GET_VERSION_V2_OUT_SOC_RECOVERY_BUILDROOT_VERSION_PRESENT_WIDTH 1
1970 #define MC_CMD_GET_VERSION_V2_OUT_SUCFW_VERSION_PRESENT_OFST 48
1971 #define MC_CMD_GET_VERSION_V2_OUT_SUCFW_VERSION_PRESENT_LBN 11
1972 #define MC_CMD_GET_VERSION_V2_OUT_SUCFW_VERSION_PRESENT_WIDTH 1
1973 #define MC_CMD_GET_VERSION_V2_OUT_BOARD_VERSION_PRESENT_OFST 48
1974 #define MC_CMD_GET_VERSION_V2_OUT_BOARD_VERSION_PRESENT_LBN 12
1975 #define MC_CMD_GET_VERSION_V2_OUT_BOARD_VERSION_PRESENT_WIDTH 1
1976 #define MC_CMD_GET_VERSION_V2_OUT_BUNDLE_VERSION_PRESENT_OFST 48
1977 #define MC_CMD_GET_VERSION_V2_OUT_BUNDLE_VERSION_PRESENT_LBN 13
1978 #define MC_CMD_GET_VERSION_V2_OUT_BUNDLE_VERSION_PRESENT_WIDTH 1
1979 /* MC firmware unique build ID (as binary SHA-1 value) */
1980 #define MC_CMD_GET_VERSION_V2_OUT_MCFW_BUILD_ID_OFST 52
1981 #define MC_CMD_GET_VERSION_V2_OUT_MCFW_BUILD_ID_LEN 20
1982 /* MC firmware security level */
1983 #define MC_CMD_GET_VERSION_V2_OUT_MCFW_SECURITY_LEVEL_OFST 72
1984 #define MC_CMD_GET_VERSION_V2_OUT_MCFW_SECURITY_LEVEL_LEN 4
1985 /* MC firmware build name (as null-terminated US-ASCII string) */
1986 #define MC_CMD_GET_VERSION_V2_OUT_MCFW_BUILD_NAME_OFST 76
1987 #define MC_CMD_GET_VERSION_V2_OUT_MCFW_BUILD_NAME_LEN 64
1988 /* The SUC firmware version as four numbers - a.b.c.d */
1989 #define MC_CMD_GET_VERSION_V2_OUT_SUCFW_VERSION_OFST 140
1990 #define MC_CMD_GET_VERSION_V2_OUT_SUCFW_VERSION_LEN 4
1991 #define MC_CMD_GET_VERSION_V2_OUT_SUCFW_VERSION_NUM 4
1992 /* SUC firmware build date (as 64-bit Unix timestamp) */
1993 #define MC_CMD_GET_VERSION_V2_OUT_SUCFW_BUILD_DATE_OFST 156
1994 #define MC_CMD_GET_VERSION_V2_OUT_SUCFW_BUILD_DATE_LEN 8
1995 #define MC_CMD_GET_VERSION_V2_OUT_SUCFW_BUILD_DATE_LO_OFST 156
1996 #define MC_CMD_GET_VERSION_V2_OUT_SUCFW_BUILD_DATE_LO_LEN 4
1997 #define MC_CMD_GET_VERSION_V2_OUT_SUCFW_BUILD_DATE_LO_LBN 1248
1998 #define MC_CMD_GET_VERSION_V2_OUT_SUCFW_BUILD_DATE_LO_WIDTH 32
1999 #define MC_CMD_GET_VERSION_V2_OUT_SUCFW_BUILD_DATE_HI_OFST 160
2000 #define MC_CMD_GET_VERSION_V2_OUT_SUCFW_BUILD_DATE_HI_LEN 4
2001 #define MC_CMD_GET_VERSION_V2_OUT_SUCFW_BUILD_DATE_HI_LBN 1280
2002 #define MC_CMD_GET_VERSION_V2_OUT_SUCFW_BUILD_DATE_HI_WIDTH 32
2003 /* The ID of the SUC chip. This is specific to the platform but typically
2004  * indicates family, memory sizes etc. See SF-116728-SW for further details.
2005  */
2006 #define MC_CMD_GET_VERSION_V2_OUT_SUCFW_CHIP_ID_OFST 164
2007 #define MC_CMD_GET_VERSION_V2_OUT_SUCFW_CHIP_ID_LEN 4
2008 /* The CMC firmware version as four numbers - a.b.c.d */
2009 #define MC_CMD_GET_VERSION_V2_OUT_CMCFW_VERSION_OFST 168
2010 #define MC_CMD_GET_VERSION_V2_OUT_CMCFW_VERSION_LEN 4
2011 #define MC_CMD_GET_VERSION_V2_OUT_CMCFW_VERSION_NUM 4
2012 /* CMC firmware build date (as 64-bit Unix timestamp) */
2013 #define MC_CMD_GET_VERSION_V2_OUT_CMCFW_BUILD_DATE_OFST 184
2014 #define MC_CMD_GET_VERSION_V2_OUT_CMCFW_BUILD_DATE_LEN 8
2015 #define MC_CMD_GET_VERSION_V2_OUT_CMCFW_BUILD_DATE_LO_OFST 184
2016 #define MC_CMD_GET_VERSION_V2_OUT_CMCFW_BUILD_DATE_LO_LEN 4
2017 #define MC_CMD_GET_VERSION_V2_OUT_CMCFW_BUILD_DATE_LO_LBN 1472
2018 #define MC_CMD_GET_VERSION_V2_OUT_CMCFW_BUILD_DATE_LO_WIDTH 32
2019 #define MC_CMD_GET_VERSION_V2_OUT_CMCFW_BUILD_DATE_HI_OFST 188
2020 #define MC_CMD_GET_VERSION_V2_OUT_CMCFW_BUILD_DATE_HI_LEN 4
2021 #define MC_CMD_GET_VERSION_V2_OUT_CMCFW_BUILD_DATE_HI_LBN 1504
2022 #define MC_CMD_GET_VERSION_V2_OUT_CMCFW_BUILD_DATE_HI_WIDTH 32
2023 /* FPGA version as three numbers. On Riverhead based systems this field uses
2024  * the same encoding as hardware version ID registers (MC_FPGA_BUILD_HWRD_REG):
2025  * FPGA_VERSION[0]: x => Image H{x} FPGA_VERSION[1]: Revision letter (0 => A, 1
2026  * => B, ...) FPGA_VERSION[2]: Sub-revision number
2027  */
2028 #define MC_CMD_GET_VERSION_V2_OUT_FPGA_VERSION_OFST 192
2029 #define MC_CMD_GET_VERSION_V2_OUT_FPGA_VERSION_LEN 4
2030 #define MC_CMD_GET_VERSION_V2_OUT_FPGA_VERSION_NUM 3
2031 /* Extra FPGA revision information (as null-terminated US-ASCII string) */
2032 #define MC_CMD_GET_VERSION_V2_OUT_FPGA_EXTRA_OFST 204
2033 #define MC_CMD_GET_VERSION_V2_OUT_FPGA_EXTRA_LEN 16
2034 /* Board name / adapter model (as null-terminated US-ASCII string) */
2035 #define MC_CMD_GET_VERSION_V2_OUT_BOARD_NAME_OFST 220
2036 #define MC_CMD_GET_VERSION_V2_OUT_BOARD_NAME_LEN 16
2037 /* Board revision number */
2038 #define MC_CMD_GET_VERSION_V2_OUT_BOARD_REVISION_OFST 236
2039 #define MC_CMD_GET_VERSION_V2_OUT_BOARD_REVISION_LEN 4
2040 /* Board serial number (as null-terminated US-ASCII string) */
2041 #define MC_CMD_GET_VERSION_V2_OUT_BOARD_SERIAL_OFST 240
2042 #define MC_CMD_GET_VERSION_V2_OUT_BOARD_SERIAL_LEN 64
2043
2044 /* MC_CMD_GET_VERSION_V3_OUT msgresponse: Extended response providing version
2045  * information for all adapter components. For Riverhead based designs, base MC
2046  * firmware version fields refer to NMC firmware, while CMC firmware data is in
2047  * dedicated CMC fields. Flags indicate which data is present in the response
2048  * (depending on which components exist on a particular adapter)
2049  */
2050 #define MC_CMD_GET_VERSION_V3_OUT_LEN 328
2051 /*            MC_CMD_GET_VERSION_OUT_FIRMWARE_OFST 0 */
2052 /*            MC_CMD_GET_VERSION_OUT_FIRMWARE_LEN 4 */
2053 /*            Enum values, see field(s): */
2054 /*               MC_CMD_GET_VERSION_V0_OUT/MC_CMD_GET_VERSION_OUT_FIRMWARE */
2055 #define MC_CMD_GET_VERSION_V3_OUT_PCOL_OFST 4
2056 #define MC_CMD_GET_VERSION_V3_OUT_PCOL_LEN 4
2057 /* 128bit mask of functions supported by the current firmware */
2058 #define MC_CMD_GET_VERSION_V3_OUT_SUPPORTED_FUNCS_OFST 8
2059 #define MC_CMD_GET_VERSION_V3_OUT_SUPPORTED_FUNCS_LEN 16
2060 #define MC_CMD_GET_VERSION_V3_OUT_VERSION_OFST 24
2061 #define MC_CMD_GET_VERSION_V3_OUT_VERSION_LEN 8
2062 #define MC_CMD_GET_VERSION_V3_OUT_VERSION_LO_OFST 24
2063 #define MC_CMD_GET_VERSION_V3_OUT_VERSION_LO_LEN 4
2064 #define MC_CMD_GET_VERSION_V3_OUT_VERSION_LO_LBN 192
2065 #define MC_CMD_GET_VERSION_V3_OUT_VERSION_LO_WIDTH 32
2066 #define MC_CMD_GET_VERSION_V3_OUT_VERSION_HI_OFST 28
2067 #define MC_CMD_GET_VERSION_V3_OUT_VERSION_HI_LEN 4
2068 #define MC_CMD_GET_VERSION_V3_OUT_VERSION_HI_LBN 224
2069 #define MC_CMD_GET_VERSION_V3_OUT_VERSION_HI_WIDTH 32
2070 /* extra info */
2071 #define MC_CMD_GET_VERSION_V3_OUT_EXTRA_OFST 32
2072 #define MC_CMD_GET_VERSION_V3_OUT_EXTRA_LEN 16
2073 /* Flags indicating which extended fields are valid */
2074 #define MC_CMD_GET_VERSION_V3_OUT_FLAGS_OFST 48
2075 #define MC_CMD_GET_VERSION_V3_OUT_FLAGS_LEN 4
2076 #define MC_CMD_GET_VERSION_V3_OUT_MCFW_EXT_INFO_PRESENT_OFST 48
2077 #define MC_CMD_GET_VERSION_V3_OUT_MCFW_EXT_INFO_PRESENT_LBN 0
2078 #define MC_CMD_GET_VERSION_V3_OUT_MCFW_EXT_INFO_PRESENT_WIDTH 1
2079 #define MC_CMD_GET_VERSION_V3_OUT_SUCFW_EXT_INFO_PRESENT_OFST 48
2080 #define MC_CMD_GET_VERSION_V3_OUT_SUCFW_EXT_INFO_PRESENT_LBN 1
2081 #define MC_CMD_GET_VERSION_V3_OUT_SUCFW_EXT_INFO_PRESENT_WIDTH 1
2082 #define MC_CMD_GET_VERSION_V3_OUT_CMC_EXT_INFO_PRESENT_OFST 48
2083 #define MC_CMD_GET_VERSION_V3_OUT_CMC_EXT_INFO_PRESENT_LBN 2
2084 #define MC_CMD_GET_VERSION_V3_OUT_CMC_EXT_INFO_PRESENT_WIDTH 1
2085 #define MC_CMD_GET_VERSION_V3_OUT_FPGA_EXT_INFO_PRESENT_OFST 48
2086 #define MC_CMD_GET_VERSION_V3_OUT_FPGA_EXT_INFO_PRESENT_LBN 3
2087 #define MC_CMD_GET_VERSION_V3_OUT_FPGA_EXT_INFO_PRESENT_WIDTH 1
2088 #define MC_CMD_GET_VERSION_V3_OUT_BOARD_EXT_INFO_PRESENT_OFST 48
2089 #define MC_CMD_GET_VERSION_V3_OUT_BOARD_EXT_INFO_PRESENT_LBN 4
2090 #define MC_CMD_GET_VERSION_V3_OUT_BOARD_EXT_INFO_PRESENT_WIDTH 1
2091 #define MC_CMD_GET_VERSION_V3_OUT_DATAPATH_HW_VERSION_PRESENT_OFST 48
2092 #define MC_CMD_GET_VERSION_V3_OUT_DATAPATH_HW_VERSION_PRESENT_LBN 5
2093 #define MC_CMD_GET_VERSION_V3_OUT_DATAPATH_HW_VERSION_PRESENT_WIDTH 1
2094 #define MC_CMD_GET_VERSION_V3_OUT_DATAPATH_FW_VERSION_PRESENT_OFST 48
2095 #define MC_CMD_GET_VERSION_V3_OUT_DATAPATH_FW_VERSION_PRESENT_LBN 6
2096 #define MC_CMD_GET_VERSION_V3_OUT_DATAPATH_FW_VERSION_PRESENT_WIDTH 1
2097 #define MC_CMD_GET_VERSION_V3_OUT_SOC_BOOT_VERSION_PRESENT_OFST 48
2098 #define MC_CMD_GET_VERSION_V3_OUT_SOC_BOOT_VERSION_PRESENT_LBN 7
2099 #define MC_CMD_GET_VERSION_V3_OUT_SOC_BOOT_VERSION_PRESENT_WIDTH 1
2100 #define MC_CMD_GET_VERSION_V3_OUT_SOC_UBOOT_VERSION_PRESENT_OFST 48
2101 #define MC_CMD_GET_VERSION_V3_OUT_SOC_UBOOT_VERSION_PRESENT_LBN 8
2102 #define MC_CMD_GET_VERSION_V3_OUT_SOC_UBOOT_VERSION_PRESENT_WIDTH 1
2103 #define MC_CMD_GET_VERSION_V3_OUT_SOC_MAIN_ROOTFS_VERSION_PRESENT_OFST 48
2104 #define MC_CMD_GET_VERSION_V3_OUT_SOC_MAIN_ROOTFS_VERSION_PRESENT_LBN 9
2105 #define MC_CMD_GET_VERSION_V3_OUT_SOC_MAIN_ROOTFS_VERSION_PRESENT_WIDTH 1
2106 #define MC_CMD_GET_VERSION_V3_OUT_SOC_RECOVERY_BUILDROOT_VERSION_PRESENT_OFST 48
2107 #define MC_CMD_GET_VERSION_V3_OUT_SOC_RECOVERY_BUILDROOT_VERSION_PRESENT_LBN 10
2108 #define MC_CMD_GET_VERSION_V3_OUT_SOC_RECOVERY_BUILDROOT_VERSION_PRESENT_WIDTH 1
2109 #define MC_CMD_GET_VERSION_V3_OUT_SUCFW_VERSION_PRESENT_OFST 48
2110 #define MC_CMD_GET_VERSION_V3_OUT_SUCFW_VERSION_PRESENT_LBN 11
2111 #define MC_CMD_GET_VERSION_V3_OUT_SUCFW_VERSION_PRESENT_WIDTH 1
2112 #define MC_CMD_GET_VERSION_V3_OUT_BOARD_VERSION_PRESENT_OFST 48
2113 #define MC_CMD_GET_VERSION_V3_OUT_BOARD_VERSION_PRESENT_LBN 12
2114 #define MC_CMD_GET_VERSION_V3_OUT_BOARD_VERSION_PRESENT_WIDTH 1
2115 #define MC_CMD_GET_VERSION_V3_OUT_BUNDLE_VERSION_PRESENT_OFST 48
2116 #define MC_CMD_GET_VERSION_V3_OUT_BUNDLE_VERSION_PRESENT_LBN 13
2117 #define MC_CMD_GET_VERSION_V3_OUT_BUNDLE_VERSION_PRESENT_WIDTH 1
2118 /* MC firmware unique build ID (as binary SHA-1 value) */
2119 #define MC_CMD_GET_VERSION_V3_OUT_MCFW_BUILD_ID_OFST 52
2120 #define MC_CMD_GET_VERSION_V3_OUT_MCFW_BUILD_ID_LEN 20
2121 /* MC firmware security level */
2122 #define MC_CMD_GET_VERSION_V3_OUT_MCFW_SECURITY_LEVEL_OFST 72
2123 #define MC_CMD_GET_VERSION_V3_OUT_MCFW_SECURITY_LEVEL_LEN 4
2124 /* MC firmware build name (as null-terminated US-ASCII string) */
2125 #define MC_CMD_GET_VERSION_V3_OUT_MCFW_BUILD_NAME_OFST 76
2126 #define MC_CMD_GET_VERSION_V3_OUT_MCFW_BUILD_NAME_LEN 64
2127 /* The SUC firmware version as four numbers - a.b.c.d */
2128 #define MC_CMD_GET_VERSION_V3_OUT_SUCFW_VERSION_OFST 140
2129 #define MC_CMD_GET_VERSION_V3_OUT_SUCFW_VERSION_LEN 4
2130 #define MC_CMD_GET_VERSION_V3_OUT_SUCFW_VERSION_NUM 4
2131 /* SUC firmware build date (as 64-bit Unix timestamp) */
2132 #define MC_CMD_GET_VERSION_V3_OUT_SUCFW_BUILD_DATE_OFST 156
2133 #define MC_CMD_GET_VERSION_V3_OUT_SUCFW_BUILD_DATE_LEN 8
2134 #define MC_CMD_GET_VERSION_V3_OUT_SUCFW_BUILD_DATE_LO_OFST 156
2135 #define MC_CMD_GET_VERSION_V3_OUT_SUCFW_BUILD_DATE_LO_LEN 4
2136 #define MC_CMD_GET_VERSION_V3_OUT_SUCFW_BUILD_DATE_LO_LBN 1248
2137 #define MC_CMD_GET_VERSION_V3_OUT_SUCFW_BUILD_DATE_LO_WIDTH 32
2138 #define MC_CMD_GET_VERSION_V3_OUT_SUCFW_BUILD_DATE_HI_OFST 160
2139 #define MC_CMD_GET_VERSION_V3_OUT_SUCFW_BUILD_DATE_HI_LEN 4
2140 #define MC_CMD_GET_VERSION_V3_OUT_SUCFW_BUILD_DATE_HI_LBN 1280
2141 #define MC_CMD_GET_VERSION_V3_OUT_SUCFW_BUILD_DATE_HI_WIDTH 32
2142 /* The ID of the SUC chip. This is specific to the platform but typically
2143  * indicates family, memory sizes etc. See SF-116728-SW for further details.
2144  */
2145 #define MC_CMD_GET_VERSION_V3_OUT_SUCFW_CHIP_ID_OFST 164
2146 #define MC_CMD_GET_VERSION_V3_OUT_SUCFW_CHIP_ID_LEN 4
2147 /* The CMC firmware version as four numbers - a.b.c.d */
2148 #define MC_CMD_GET_VERSION_V3_OUT_CMCFW_VERSION_OFST 168
2149 #define MC_CMD_GET_VERSION_V3_OUT_CMCFW_VERSION_LEN 4
2150 #define MC_CMD_GET_VERSION_V3_OUT_CMCFW_VERSION_NUM 4
2151 /* CMC firmware build date (as 64-bit Unix timestamp) */
2152 #define MC_CMD_GET_VERSION_V3_OUT_CMCFW_BUILD_DATE_OFST 184
2153 #define MC_CMD_GET_VERSION_V3_OUT_CMCFW_BUILD_DATE_LEN 8
2154 #define MC_CMD_GET_VERSION_V3_OUT_CMCFW_BUILD_DATE_LO_OFST 184
2155 #define MC_CMD_GET_VERSION_V3_OUT_CMCFW_BUILD_DATE_LO_LEN 4
2156 #define MC_CMD_GET_VERSION_V3_OUT_CMCFW_BUILD_DATE_LO_LBN 1472
2157 #define MC_CMD_GET_VERSION_V3_OUT_CMCFW_BUILD_DATE_LO_WIDTH 32
2158 #define MC_CMD_GET_VERSION_V3_OUT_CMCFW_BUILD_DATE_HI_OFST 188
2159 #define MC_CMD_GET_VERSION_V3_OUT_CMCFW_BUILD_DATE_HI_LEN 4
2160 #define MC_CMD_GET_VERSION_V3_OUT_CMCFW_BUILD_DATE_HI_LBN 1504
2161 #define MC_CMD_GET_VERSION_V3_OUT_CMCFW_BUILD_DATE_HI_WIDTH 32
2162 /* FPGA version as three numbers. On Riverhead based systems this field uses
2163  * the same encoding as hardware version ID registers (MC_FPGA_BUILD_HWRD_REG):
2164  * FPGA_VERSION[0]: x => Image H{x} FPGA_VERSION[1]: Revision letter (0 => A, 1
2165  * => B, ...) FPGA_VERSION[2]: Sub-revision number
2166  */
2167 #define MC_CMD_GET_VERSION_V3_OUT_FPGA_VERSION_OFST 192
2168 #define MC_CMD_GET_VERSION_V3_OUT_FPGA_VERSION_LEN 4
2169 #define MC_CMD_GET_VERSION_V3_OUT_FPGA_VERSION_NUM 3
2170 /* Extra FPGA revision information (as null-terminated US-ASCII string) */
2171 #define MC_CMD_GET_VERSION_V3_OUT_FPGA_EXTRA_OFST 204
2172 #define MC_CMD_GET_VERSION_V3_OUT_FPGA_EXTRA_LEN 16
2173 /* Board name / adapter model (as null-terminated US-ASCII string) */
2174 #define MC_CMD_GET_VERSION_V3_OUT_BOARD_NAME_OFST 220
2175 #define MC_CMD_GET_VERSION_V3_OUT_BOARD_NAME_LEN 16
2176 /* Board revision number */
2177 #define MC_CMD_GET_VERSION_V3_OUT_BOARD_REVISION_OFST 236
2178 #define MC_CMD_GET_VERSION_V3_OUT_BOARD_REVISION_LEN 4
2179 /* Board serial number (as null-terminated US-ASCII string) */
2180 #define MC_CMD_GET_VERSION_V3_OUT_BOARD_SERIAL_OFST 240
2181 #define MC_CMD_GET_VERSION_V3_OUT_BOARD_SERIAL_LEN 64
2182 /* The version of the datapath hardware design as three number - a.b.c */
2183 #define MC_CMD_GET_VERSION_V3_OUT_DATAPATH_HW_VERSION_OFST 304
2184 #define MC_CMD_GET_VERSION_V3_OUT_DATAPATH_HW_VERSION_LEN 4
2185 #define MC_CMD_GET_VERSION_V3_OUT_DATAPATH_HW_VERSION_NUM 3
2186 /* The version of the firmware library used to control the datapath as three
2187  * number - a.b.c
2188  */
2189 #define MC_CMD_GET_VERSION_V3_OUT_DATAPATH_FW_VERSION_OFST 316
2190 #define MC_CMD_GET_VERSION_V3_OUT_DATAPATH_FW_VERSION_LEN 4
2191 #define MC_CMD_GET_VERSION_V3_OUT_DATAPATH_FW_VERSION_NUM 3
2192
2193 /* MC_CMD_GET_VERSION_V4_OUT msgresponse: Extended response providing SoC
2194  * version information
2195  */
2196 #define MC_CMD_GET_VERSION_V4_OUT_LEN 392
2197 /*            MC_CMD_GET_VERSION_OUT_FIRMWARE_OFST 0 */
2198 /*            MC_CMD_GET_VERSION_OUT_FIRMWARE_LEN 4 */
2199 /*            Enum values, see field(s): */
2200 /*               MC_CMD_GET_VERSION_V0_OUT/MC_CMD_GET_VERSION_OUT_FIRMWARE */
2201 #define MC_CMD_GET_VERSION_V4_OUT_PCOL_OFST 4
2202 #define MC_CMD_GET_VERSION_V4_OUT_PCOL_LEN 4
2203 /* 128bit mask of functions supported by the current firmware */
2204 #define MC_CMD_GET_VERSION_V4_OUT_SUPPORTED_FUNCS_OFST 8
2205 #define MC_CMD_GET_VERSION_V4_OUT_SUPPORTED_FUNCS_LEN 16
2206 #define MC_CMD_GET_VERSION_V4_OUT_VERSION_OFST 24
2207 #define MC_CMD_GET_VERSION_V4_OUT_VERSION_LEN 8
2208 #define MC_CMD_GET_VERSION_V4_OUT_VERSION_LO_OFST 24
2209 #define MC_CMD_GET_VERSION_V4_OUT_VERSION_LO_LEN 4
2210 #define MC_CMD_GET_VERSION_V4_OUT_VERSION_LO_LBN 192
2211 #define MC_CMD_GET_VERSION_V4_OUT_VERSION_LO_WIDTH 32
2212 #define MC_CMD_GET_VERSION_V4_OUT_VERSION_HI_OFST 28
2213 #define MC_CMD_GET_VERSION_V4_OUT_VERSION_HI_LEN 4
2214 #define MC_CMD_GET_VERSION_V4_OUT_VERSION_HI_LBN 224
2215 #define MC_CMD_GET_VERSION_V4_OUT_VERSION_HI_WIDTH 32
2216 /* extra info */
2217 #define MC_CMD_GET_VERSION_V4_OUT_EXTRA_OFST 32
2218 #define MC_CMD_GET_VERSION_V4_OUT_EXTRA_LEN 16
2219 /* Flags indicating which extended fields are valid */
2220 #define MC_CMD_GET_VERSION_V4_OUT_FLAGS_OFST 48
2221 #define MC_CMD_GET_VERSION_V4_OUT_FLAGS_LEN 4
2222 #define MC_CMD_GET_VERSION_V4_OUT_MCFW_EXT_INFO_PRESENT_OFST 48
2223 #define MC_CMD_GET_VERSION_V4_OUT_MCFW_EXT_INFO_PRESENT_LBN 0
2224 #define MC_CMD_GET_VERSION_V4_OUT_MCFW_EXT_INFO_PRESENT_WIDTH 1
2225 #define MC_CMD_GET_VERSION_V4_OUT_SUCFW_EXT_INFO_PRESENT_OFST 48
2226 #define MC_CMD_GET_VERSION_V4_OUT_SUCFW_EXT_INFO_PRESENT_LBN 1
2227 #define MC_CMD_GET_VERSION_V4_OUT_SUCFW_EXT_INFO_PRESENT_WIDTH 1
2228 #define MC_CMD_GET_VERSION_V4_OUT_CMC_EXT_INFO_PRESENT_OFST 48
2229 #define MC_CMD_GET_VERSION_V4_OUT_CMC_EXT_INFO_PRESENT_LBN 2
2230 #define MC_CMD_GET_VERSION_V4_OUT_CMC_EXT_INFO_PRESENT_WIDTH 1
2231 #define MC_CMD_GET_VERSION_V4_OUT_FPGA_EXT_INFO_PRESENT_OFST 48
2232 #define MC_CMD_GET_VERSION_V4_OUT_FPGA_EXT_INFO_PRESENT_LBN 3
2233 #define MC_CMD_GET_VERSION_V4_OUT_FPGA_EXT_INFO_PRESENT_WIDTH 1
2234 #define MC_CMD_GET_VERSION_V4_OUT_BOARD_EXT_INFO_PRESENT_OFST 48
2235 #define MC_CMD_GET_VERSION_V4_OUT_BOARD_EXT_INFO_PRESENT_LBN 4
2236 #define MC_CMD_GET_VERSION_V4_OUT_BOARD_EXT_INFO_PRESENT_WIDTH 1
2237 #define MC_CMD_GET_VERSION_V4_OUT_DATAPATH_HW_VERSION_PRESENT_OFST 48
2238 #define MC_CMD_GET_VERSION_V4_OUT_DATAPATH_HW_VERSION_PRESENT_LBN 5
2239 #define MC_CMD_GET_VERSION_V4_OUT_DATAPATH_HW_VERSION_PRESENT_WIDTH 1
2240 #define MC_CMD_GET_VERSION_V4_OUT_DATAPATH_FW_VERSION_PRESENT_OFST 48
2241 #define MC_CMD_GET_VERSION_V4_OUT_DATAPATH_FW_VERSION_PRESENT_LBN 6
2242 #define MC_CMD_GET_VERSION_V4_OUT_DATAPATH_FW_VERSION_PRESENT_WIDTH 1
2243 #define MC_CMD_GET_VERSION_V4_OUT_SOC_BOOT_VERSION_PRESENT_OFST 48
2244 #define MC_CMD_GET_VERSION_V4_OUT_SOC_BOOT_VERSION_PRESENT_LBN 7
2245 #define MC_CMD_GET_VERSION_V4_OUT_SOC_BOOT_VERSION_PRESENT_WIDTH 1
2246 #define MC_CMD_GET_VERSION_V4_OUT_SOC_UBOOT_VERSION_PRESENT_OFST 48
2247 #define MC_CMD_GET_VERSION_V4_OUT_SOC_UBOOT_VERSION_PRESENT_LBN 8
2248 #define MC_CMD_GET_VERSION_V4_OUT_SOC_UBOOT_VERSION_PRESENT_WIDTH 1
2249 #define MC_CMD_GET_VERSION_V4_OUT_SOC_MAIN_ROOTFS_VERSION_PRESENT_OFST 48
2250 #define MC_CMD_GET_VERSION_V4_OUT_SOC_MAIN_ROOTFS_VERSION_PRESENT_LBN 9
2251 #define MC_CMD_GET_VERSION_V4_OUT_SOC_MAIN_ROOTFS_VERSION_PRESENT_WIDTH 1
2252 #define MC_CMD_GET_VERSION_V4_OUT_SOC_RECOVERY_BUILDROOT_VERSION_PRESENT_OFST 48
2253 #define MC_CMD_GET_VERSION_V4_OUT_SOC_RECOVERY_BUILDROOT_VERSION_PRESENT_LBN 10
2254 #define MC_CMD_GET_VERSION_V4_OUT_SOC_RECOVERY_BUILDROOT_VERSION_PRESENT_WIDTH 1
2255 #define MC_CMD_GET_VERSION_V4_OUT_SUCFW_VERSION_PRESENT_OFST 48
2256 #define MC_CMD_GET_VERSION_V4_OUT_SUCFW_VERSION_PRESENT_LBN 11
2257 #define MC_CMD_GET_VERSION_V4_OUT_SUCFW_VERSION_PRESENT_WIDTH 1
2258 #define MC_CMD_GET_VERSION_V4_OUT_BOARD_VERSION_PRESENT_OFST 48
2259 #define MC_CMD_GET_VERSION_V4_OUT_BOARD_VERSION_PRESENT_LBN 12
2260 #define MC_CMD_GET_VERSION_V4_OUT_BOARD_VERSION_PRESENT_WIDTH 1
2261 #define MC_CMD_GET_VERSION_V4_OUT_BUNDLE_VERSION_PRESENT_OFST 48
2262 #define MC_CMD_GET_VERSION_V4_OUT_BUNDLE_VERSION_PRESENT_LBN 13
2263 #define MC_CMD_GET_VERSION_V4_OUT_BUNDLE_VERSION_PRESENT_WIDTH 1
2264 /* MC firmware unique build ID (as binary SHA-1 value) */
2265 #define MC_CMD_GET_VERSION_V4_OUT_MCFW_BUILD_ID_OFST 52
2266 #define MC_CMD_GET_VERSION_V4_OUT_MCFW_BUILD_ID_LEN 20
2267 /* MC firmware security level */
2268 #define MC_CMD_GET_VERSION_V4_OUT_MCFW_SECURITY_LEVEL_OFST 72
2269 #define MC_CMD_GET_VERSION_V4_OUT_MCFW_SECURITY_LEVEL_LEN 4
2270 /* MC firmware build name (as null-terminated US-ASCII string) */
2271 #define MC_CMD_GET_VERSION_V4_OUT_MCFW_BUILD_NAME_OFST 76
2272 #define MC_CMD_GET_VERSION_V4_OUT_MCFW_BUILD_NAME_LEN 64
2273 /* The SUC firmware version as four numbers - a.b.c.d */
2274 #define MC_CMD_GET_VERSION_V4_OUT_SUCFW_VERSION_OFST 140
2275 #define MC_CMD_GET_VERSION_V4_OUT_SUCFW_VERSION_LEN 4
2276 #define MC_CMD_GET_VERSION_V4_OUT_SUCFW_VERSION_NUM 4
2277 /* SUC firmware build date (as 64-bit Unix timestamp) */
2278 #define MC_CMD_GET_VERSION_V4_OUT_SUCFW_BUILD_DATE_OFST 156
2279 #define MC_CMD_GET_VERSION_V4_OUT_SUCFW_BUILD_DATE_LEN 8
2280 #define MC_CMD_GET_VERSION_V4_OUT_SUCFW_BUILD_DATE_LO_OFST 156
2281 #define MC_CMD_GET_VERSION_V4_OUT_SUCFW_BUILD_DATE_LO_LEN 4
2282 #define MC_CMD_GET_VERSION_V4_OUT_SUCFW_BUILD_DATE_LO_LBN 1248
2283 #define MC_CMD_GET_VERSION_V4_OUT_SUCFW_BUILD_DATE_LO_WIDTH 32
2284 #define MC_CMD_GET_VERSION_V4_OUT_SUCFW_BUILD_DATE_HI_OFST 160
2285 #define MC_CMD_GET_VERSION_V4_OUT_SUCFW_BUILD_DATE_HI_LEN 4
2286 #define MC_CMD_GET_VERSION_V4_OUT_SUCFW_BUILD_DATE_HI_LBN 1280
2287 #define MC_CMD_GET_VERSION_V4_OUT_SUCFW_BUILD_DATE_HI_WIDTH 32
2288 /* The ID of the SUC chip. This is specific to the platform but typically
2289  * indicates family, memory sizes etc. See SF-116728-SW for further details.
2290  */
2291 #define MC_CMD_GET_VERSION_V4_OUT_SUCFW_CHIP_ID_OFST 164
2292 #define MC_CMD_GET_VERSION_V4_OUT_SUCFW_CHIP_ID_LEN 4
2293 /* The CMC firmware version as four numbers - a.b.c.d */
2294 #define MC_CMD_GET_VERSION_V4_OUT_CMCFW_VERSION_OFST 168
2295 #define MC_CMD_GET_VERSION_V4_OUT_CMCFW_VERSION_LEN 4
2296 #define MC_CMD_GET_VERSION_V4_OUT_CMCFW_VERSION_NUM 4
2297 /* CMC firmware build date (as 64-bit Unix timestamp) */
2298 #define MC_CMD_GET_VERSION_V4_OUT_CMCFW_BUILD_DATE_OFST 184
2299 #define MC_CMD_GET_VERSION_V4_OUT_CMCFW_BUILD_DATE_LEN 8
2300 #define MC_CMD_GET_VERSION_V4_OUT_CMCFW_BUILD_DATE_LO_OFST 184
2301 #define MC_CMD_GET_VERSION_V4_OUT_CMCFW_BUILD_DATE_LO_LEN 4
2302 #define MC_CMD_GET_VERSION_V4_OUT_CMCFW_BUILD_DATE_LO_LBN 1472
2303 #define MC_CMD_GET_VERSION_V4_OUT_CMCFW_BUILD_DATE_LO_WIDTH 32
2304 #define MC_CMD_GET_VERSION_V4_OUT_CMCFW_BUILD_DATE_HI_OFST 188
2305 #define MC_CMD_GET_VERSION_V4_OUT_CMCFW_BUILD_DATE_HI_LEN 4
2306 #define MC_CMD_GET_VERSION_V4_OUT_CMCFW_BUILD_DATE_HI_LBN 1504
2307 #define MC_CMD_GET_VERSION_V4_OUT_CMCFW_BUILD_DATE_HI_WIDTH 32
2308 /* FPGA version as three numbers. On Riverhead based systems this field uses
2309  * the same encoding as hardware version ID registers (MC_FPGA_BUILD_HWRD_REG):
2310  * FPGA_VERSION[0]: x => Image H{x} FPGA_VERSION[1]: Revision letter (0 => A, 1
2311  * => B, ...) FPGA_VERSION[2]: Sub-revision number
2312  */
2313 #define MC_CMD_GET_VERSION_V4_OUT_FPGA_VERSION_OFST 192
2314 #define MC_CMD_GET_VERSION_V4_OUT_FPGA_VERSION_LEN 4
2315 #define MC_CMD_GET_VERSION_V4_OUT_FPGA_VERSION_NUM 3
2316 /* Extra FPGA revision information (as null-terminated US-ASCII string) */
2317 #define MC_CMD_GET_VERSION_V4_OUT_FPGA_EXTRA_OFST 204
2318 #define MC_CMD_GET_VERSION_V4_OUT_FPGA_EXTRA_LEN 16
2319 /* Board name / adapter model (as null-terminated US-ASCII string) */
2320 #define MC_CMD_GET_VERSION_V4_OUT_BOARD_NAME_OFST 220
2321 #define MC_CMD_GET_VERSION_V4_OUT_BOARD_NAME_LEN 16
2322 /* Board revision number */
2323 #define MC_CMD_GET_VERSION_V4_OUT_BOARD_REVISION_OFST 236
2324 #define MC_CMD_GET_VERSION_V4_OUT_BOARD_REVISION_LEN 4
2325 /* Board serial number (as null-terminated US-ASCII string) */
2326 #define MC_CMD_GET_VERSION_V4_OUT_BOARD_SERIAL_OFST 240
2327 #define MC_CMD_GET_VERSION_V4_OUT_BOARD_SERIAL_LEN 64
2328 /* The version of the datapath hardware design as three number - a.b.c */
2329 #define MC_CMD_GET_VERSION_V4_OUT_DATAPATH_HW_VERSION_OFST 304
2330 #define MC_CMD_GET_VERSION_V4_OUT_DATAPATH_HW_VERSION_LEN 4
2331 #define MC_CMD_GET_VERSION_V4_OUT_DATAPATH_HW_VERSION_NUM 3
2332 /* The version of the firmware library used to control the datapath as three
2333  * number - a.b.c
2334  */
2335 #define MC_CMD_GET_VERSION_V4_OUT_DATAPATH_FW_VERSION_OFST 316
2336 #define MC_CMD_GET_VERSION_V4_OUT_DATAPATH_FW_VERSION_LEN 4
2337 #define MC_CMD_GET_VERSION_V4_OUT_DATAPATH_FW_VERSION_NUM 3
2338 /* The SOC boot version as four numbers - a.b.c.d */
2339 #define MC_CMD_GET_VERSION_V4_OUT_SOC_BOOT_VERSION_OFST 328
2340 #define MC_CMD_GET_VERSION_V4_OUT_SOC_BOOT_VERSION_LEN 4
2341 #define MC_CMD_GET_VERSION_V4_OUT_SOC_BOOT_VERSION_NUM 4
2342 /* The SOC uboot version as four numbers - a.b.c.d */
2343 #define MC_CMD_GET_VERSION_V4_OUT_SOC_UBOOT_VERSION_OFST 344
2344 #define MC_CMD_GET_VERSION_V4_OUT_SOC_UBOOT_VERSION_LEN 4
2345 #define MC_CMD_GET_VERSION_V4_OUT_SOC_UBOOT_VERSION_NUM 4
2346 /* The SOC main rootfs version as four numbers - a.b.c.d */
2347 #define MC_CMD_GET_VERSION_V4_OUT_SOC_MAIN_ROOTFS_VERSION_OFST 360
2348 #define MC_CMD_GET_VERSION_V4_OUT_SOC_MAIN_ROOTFS_VERSION_LEN 4
2349 #define MC_CMD_GET_VERSION_V4_OUT_SOC_MAIN_ROOTFS_VERSION_NUM 4
2350 /* The SOC recovery buildroot version as four numbers - a.b.c.d */
2351 #define MC_CMD_GET_VERSION_V4_OUT_SOC_RECOVERY_BUILDROOT_VERSION_OFST 376
2352 #define MC_CMD_GET_VERSION_V4_OUT_SOC_RECOVERY_BUILDROOT_VERSION_LEN 4
2353 #define MC_CMD_GET_VERSION_V4_OUT_SOC_RECOVERY_BUILDROOT_VERSION_NUM 4
2354
2355 /* MC_CMD_GET_VERSION_V5_OUT msgresponse: Extended response providing bundle
2356  * and board version information
2357  */
2358 #define MC_CMD_GET_VERSION_V5_OUT_LEN 424
2359 /*            MC_CMD_GET_VERSION_OUT_FIRMWARE_OFST 0 */
2360 /*            MC_CMD_GET_VERSION_OUT_FIRMWARE_LEN 4 */
2361 /*            Enum values, see field(s): */
2362 /*               MC_CMD_GET_VERSION_V0_OUT/MC_CMD_GET_VERSION_OUT_FIRMWARE */
2363 #define MC_CMD_GET_VERSION_V5_OUT_PCOL_OFST 4
2364 #define MC_CMD_GET_VERSION_V5_OUT_PCOL_LEN 4
2365 /* 128bit mask of functions supported by the current firmware */
2366 #define MC_CMD_GET_VERSION_V5_OUT_SUPPORTED_FUNCS_OFST 8
2367 #define MC_CMD_GET_VERSION_V5_OUT_SUPPORTED_FUNCS_LEN 16
2368 #define MC_CMD_GET_VERSION_V5_OUT_VERSION_OFST 24
2369 #define MC_CMD_GET_VERSION_V5_OUT_VERSION_LEN 8
2370 #define MC_CMD_GET_VERSION_V5_OUT_VERSION_LO_OFST 24
2371 #define MC_CMD_GET_VERSION_V5_OUT_VERSION_LO_LEN 4
2372 #define MC_CMD_GET_VERSION_V5_OUT_VERSION_LO_LBN 192
2373 #define MC_CMD_GET_VERSION_V5_OUT_VERSION_LO_WIDTH 32
2374 #define MC_CMD_GET_VERSION_V5_OUT_VERSION_HI_OFST 28
2375 #define MC_CMD_GET_VERSION_V5_OUT_VERSION_HI_LEN 4
2376 #define MC_CMD_GET_VERSION_V5_OUT_VERSION_HI_LBN 224
2377 #define MC_CMD_GET_VERSION_V5_OUT_VERSION_HI_WIDTH 32
2378 /* extra info */
2379 #define MC_CMD_GET_VERSION_V5_OUT_EXTRA_OFST 32
2380 #define MC_CMD_GET_VERSION_V5_OUT_EXTRA_LEN 16
2381 /* Flags indicating which extended fields are valid */
2382 #define MC_CMD_GET_VERSION_V5_OUT_FLAGS_OFST 48
2383 #define MC_CMD_GET_VERSION_V5_OUT_FLAGS_LEN 4
2384 #define MC_CMD_GET_VERSION_V5_OUT_MCFW_EXT_INFO_PRESENT_OFST 48
2385 #define MC_CMD_GET_VERSION_V5_OUT_MCFW_EXT_INFO_PRESENT_LBN 0
2386 #define MC_CMD_GET_VERSION_V5_OUT_MCFW_EXT_INFO_PRESENT_WIDTH 1
2387 #define MC_CMD_GET_VERSION_V5_OUT_SUCFW_EXT_INFO_PRESENT_OFST 48
2388 #define MC_CMD_GET_VERSION_V5_OUT_SUCFW_EXT_INFO_PRESENT_LBN 1
2389 #define MC_CMD_GET_VERSION_V5_OUT_SUCFW_EXT_INFO_PRESENT_WIDTH 1
2390 #define MC_CMD_GET_VERSION_V5_OUT_CMC_EXT_INFO_PRESENT_OFST 48
2391 #define MC_CMD_GET_VERSION_V5_OUT_CMC_EXT_INFO_PRESENT_LBN 2
2392 #define MC_CMD_GET_VERSION_V5_OUT_CMC_EXT_INFO_PRESENT_WIDTH 1
2393 #define MC_CMD_GET_VERSION_V5_OUT_FPGA_EXT_INFO_PRESENT_OFST 48
2394 #define MC_CMD_GET_VERSION_V5_OUT_FPGA_EXT_INFO_PRESENT_LBN 3
2395 #define MC_CMD_GET_VERSION_V5_OUT_FPGA_EXT_INFO_PRESENT_WIDTH 1
2396 #define MC_CMD_GET_VERSION_V5_OUT_BOARD_EXT_INFO_PRESENT_OFST 48
2397 #define MC_CMD_GET_VERSION_V5_OUT_BOARD_EXT_INFO_PRESENT_LBN 4
2398 #define MC_CMD_GET_VERSION_V5_OUT_BOARD_EXT_INFO_PRESENT_WIDTH 1
2399 #define MC_CMD_GET_VERSION_V5_OUT_DATAPATH_HW_VERSION_PRESENT_OFST 48
2400 #define MC_CMD_GET_VERSION_V5_OUT_DATAPATH_HW_VERSION_PRESENT_LBN 5
2401 #define MC_CMD_GET_VERSION_V5_OUT_DATAPATH_HW_VERSION_PRESENT_WIDTH 1
2402 #define MC_CMD_GET_VERSION_V5_OUT_DATAPATH_FW_VERSION_PRESENT_OFST 48
2403 #define MC_CMD_GET_VERSION_V5_OUT_DATAPATH_FW_VERSION_PRESENT_LBN 6
2404 #define MC_CMD_GET_VERSION_V5_OUT_DATAPATH_FW_VERSION_PRESENT_WIDTH 1
2405 #define MC_CMD_GET_VERSION_V5_OUT_SOC_BOOT_VERSION_PRESENT_OFST 48
2406 #define MC_CMD_GET_VERSION_V5_OUT_SOC_BOOT_VERSION_PRESENT_LBN 7
2407 #define MC_CMD_GET_VERSION_V5_OUT_SOC_BOOT_VERSION_PRESENT_WIDTH 1
2408 #define MC_CMD_GET_VERSION_V5_OUT_SOC_UBOOT_VERSION_PRESENT_OFST 48
2409 #define MC_CMD_GET_VERSION_V5_OUT_SOC_UBOOT_VERSION_PRESENT_LBN 8
2410 #define MC_CMD_GET_VERSION_V5_OUT_SOC_UBOOT_VERSION_PRESENT_WIDTH 1
2411 #define MC_CMD_GET_VERSION_V5_OUT_SOC_MAIN_ROOTFS_VERSION_PRESENT_OFST 48
2412 #define MC_CMD_GET_VERSION_V5_OUT_SOC_MAIN_ROOTFS_VERSION_PRESENT_LBN 9
2413 #define MC_CMD_GET_VERSION_V5_OUT_SOC_MAIN_ROOTFS_VERSION_PRESENT_WIDTH 1
2414 #define MC_CMD_GET_VERSION_V5_OUT_SOC_RECOVERY_BUILDROOT_VERSION_PRESENT_OFST 48
2415 #define MC_CMD_GET_VERSION_V5_OUT_SOC_RECOVERY_BUILDROOT_VERSION_PRESENT_LBN 10
2416 #define MC_CMD_GET_VERSION_V5_OUT_SOC_RECOVERY_BUILDROOT_VERSION_PRESENT_WIDTH 1
2417 #define MC_CMD_GET_VERSION_V5_OUT_SUCFW_VERSION_PRESENT_OFST 48
2418 #define MC_CMD_GET_VERSION_V5_OUT_SUCFW_VERSION_PRESENT_LBN 11
2419 #define MC_CMD_GET_VERSION_V5_OUT_SUCFW_VERSION_PRESENT_WIDTH 1
2420 #define MC_CMD_GET_VERSION_V5_OUT_BOARD_VERSION_PRESENT_OFST 48
2421 #define MC_CMD_GET_VERSION_V5_OUT_BOARD_VERSION_PRESENT_LBN 12
2422 #define MC_CMD_GET_VERSION_V5_OUT_BOARD_VERSION_PRESENT_WIDTH 1
2423 #define MC_CMD_GET_VERSION_V5_OUT_BUNDLE_VERSION_PRESENT_OFST 48
2424 #define MC_CMD_GET_VERSION_V5_OUT_BUNDLE_VERSION_PRESENT_LBN 13
2425 #define MC_CMD_GET_VERSION_V5_OUT_BUNDLE_VERSION_PRESENT_WIDTH 1
2426 /* MC firmware unique build ID (as binary SHA-1 value) */
2427 #define MC_CMD_GET_VERSION_V5_OUT_MCFW_BUILD_ID_OFST 52
2428 #define MC_CMD_GET_VERSION_V5_OUT_MCFW_BUILD_ID_LEN 20
2429 /* MC firmware security level */
2430 #define MC_CMD_GET_VERSION_V5_OUT_MCFW_SECURITY_LEVEL_OFST 72
2431 #define MC_CMD_GET_VERSION_V5_OUT_MCFW_SECURITY_LEVEL_LEN 4
2432 /* MC firmware build name (as null-terminated US-ASCII string) */
2433 #define MC_CMD_GET_VERSION_V5_OUT_MCFW_BUILD_NAME_OFST 76
2434 #define MC_CMD_GET_VERSION_V5_OUT_MCFW_BUILD_NAME_LEN 64
2435 /* The SUC firmware version as four numbers - a.b.c.d */
2436 #define MC_CMD_GET_VERSION_V5_OUT_SUCFW_VERSION_OFST 140
2437 #define MC_CMD_GET_VERSION_V5_OUT_SUCFW_VERSION_LEN 4
2438 #define MC_CMD_GET_VERSION_V5_OUT_SUCFW_VERSION_NUM 4
2439 /* SUC firmware build date (as 64-bit Unix timestamp) */
2440 #define MC_CMD_GET_VERSION_V5_OUT_SUCFW_BUILD_DATE_OFST 156
2441 #define MC_CMD_GET_VERSION_V5_OUT_SUCFW_BUILD_DATE_LEN 8
2442 #define MC_CMD_GET_VERSION_V5_OUT_SUCFW_BUILD_DATE_LO_OFST 156
2443 #define MC_CMD_GET_VERSION_V5_OUT_SUCFW_BUILD_DATE_LO_LEN 4
2444 #define MC_CMD_GET_VERSION_V5_OUT_SUCFW_BUILD_DATE_LO_LBN 1248
2445 #define MC_CMD_GET_VERSION_V5_OUT_SUCFW_BUILD_DATE_LO_WIDTH 32
2446 #define MC_CMD_GET_VERSION_V5_OUT_SUCFW_BUILD_DATE_HI_OFST 160
2447 #define MC_CMD_GET_VERSION_V5_OUT_SUCFW_BUILD_DATE_HI_LEN 4
2448 #define MC_CMD_GET_VERSION_V5_OUT_SUCFW_BUILD_DATE_HI_LBN 1280
2449 #define MC_CMD_GET_VERSION_V5_OUT_SUCFW_BUILD_DATE_HI_WIDTH 32
2450 /* The ID of the SUC chip. This is specific to the platform but typically
2451  * indicates family, memory sizes etc. See SF-116728-SW for further details.
2452  */
2453 #define MC_CMD_GET_VERSION_V5_OUT_SUCFW_CHIP_ID_OFST 164
2454 #define MC_CMD_GET_VERSION_V5_OUT_SUCFW_CHIP_ID_LEN 4
2455 /* The CMC firmware version as four numbers - a.b.c.d */
2456 #define MC_CMD_GET_VERSION_V5_OUT_CMCFW_VERSION_OFST 168
2457 #define MC_CMD_GET_VERSION_V5_OUT_CMCFW_VERSION_LEN 4
2458 #define MC_CMD_GET_VERSION_V5_OUT_CMCFW_VERSION_NUM 4
2459 /* CMC firmware build date (as 64-bit Unix timestamp) */
2460 #define MC_CMD_GET_VERSION_V5_OUT_CMCFW_BUILD_DATE_OFST 184
2461 #define MC_CMD_GET_VERSION_V5_OUT_CMCFW_BUILD_DATE_LEN 8
2462 #define MC_CMD_GET_VERSION_V5_OUT_CMCFW_BUILD_DATE_LO_OFST 184
2463 #define MC_CMD_GET_VERSION_V5_OUT_CMCFW_BUILD_DATE_LO_LEN 4
2464 #define MC_CMD_GET_VERSION_V5_OUT_CMCFW_BUILD_DATE_LO_LBN 1472
2465 #define MC_CMD_GET_VERSION_V5_OUT_CMCFW_BUILD_DATE_LO_WIDTH 32
2466 #define MC_CMD_GET_VERSION_V5_OUT_CMCFW_BUILD_DATE_HI_OFST 188
2467 #define MC_CMD_GET_VERSION_V5_OUT_CMCFW_BUILD_DATE_HI_LEN 4
2468 #define MC_CMD_GET_VERSION_V5_OUT_CMCFW_BUILD_DATE_HI_LBN 1504
2469 #define MC_CMD_GET_VERSION_V5_OUT_CMCFW_BUILD_DATE_HI_WIDTH 32
2470 /* FPGA version as three numbers. On Riverhead based systems this field uses
2471  * the same encoding as hardware version ID registers (MC_FPGA_BUILD_HWRD_REG):
2472  * FPGA_VERSION[0]: x => Image H{x} FPGA_VERSION[1]: Revision letter (0 => A, 1
2473  * => B, ...) FPGA_VERSION[2]: Sub-revision number
2474  */
2475 #define MC_CMD_GET_VERSION_V5_OUT_FPGA_VERSION_OFST 192
2476 #define MC_CMD_GET_VERSION_V5_OUT_FPGA_VERSION_LEN 4
2477 #define MC_CMD_GET_VERSION_V5_OUT_FPGA_VERSION_NUM 3
2478 /* Extra FPGA revision information (as null-terminated US-ASCII string) */
2479 #define MC_CMD_GET_VERSION_V5_OUT_FPGA_EXTRA_OFST 204
2480 #define MC_CMD_GET_VERSION_V5_OUT_FPGA_EXTRA_LEN 16
2481 /* Board name / adapter model (as null-terminated US-ASCII string) */
2482 #define MC_CMD_GET_VERSION_V5_OUT_BOARD_NAME_OFST 220
2483 #define MC_CMD_GET_VERSION_V5_OUT_BOARD_NAME_LEN 16
2484 /* Board revision number */
2485 #define MC_CMD_GET_VERSION_V5_OUT_BOARD_REVISION_OFST 236
2486 #define MC_CMD_GET_VERSION_V5_OUT_BOARD_REVISION_LEN 4
2487 /* Board serial number (as null-terminated US-ASCII string) */
2488 #define MC_CMD_GET_VERSION_V5_OUT_BOARD_SERIAL_OFST 240
2489 #define MC_CMD_GET_VERSION_V5_OUT_BOARD_SERIAL_LEN 64
2490 /* The version of the datapath hardware design as three number - a.b.c */
2491 #define MC_CMD_GET_VERSION_V5_OUT_DATAPATH_HW_VERSION_OFST 304
2492 #define MC_CMD_GET_VERSION_V5_OUT_DATAPATH_HW_VERSION_LEN 4
2493 #define MC_CMD_GET_VERSION_V5_OUT_DATAPATH_HW_VERSION_NUM 3
2494 /* The version of the firmware library used to control the datapath as three
2495  * number - a.b.c
2496  */
2497 #define MC_CMD_GET_VERSION_V5_OUT_DATAPATH_FW_VERSION_OFST 316
2498 #define MC_CMD_GET_VERSION_V5_OUT_DATAPATH_FW_VERSION_LEN 4
2499 #define MC_CMD_GET_VERSION_V5_OUT_DATAPATH_FW_VERSION_NUM 3
2500 /* The SOC boot version as four numbers - a.b.c.d */
2501 #define MC_CMD_GET_VERSION_V5_OUT_SOC_BOOT_VERSION_OFST 328
2502 #define MC_CMD_GET_VERSION_V5_OUT_SOC_BOOT_VERSION_LEN 4
2503 #define MC_CMD_GET_VERSION_V5_OUT_SOC_BOOT_VERSION_NUM 4
2504 /* The SOC uboot version as four numbers - a.b.c.d */
2505 #define MC_CMD_GET_VERSION_V5_OUT_SOC_UBOOT_VERSION_OFST 344
2506 #define MC_CMD_GET_VERSION_V5_OUT_SOC_UBOOT_VERSION_LEN 4
2507 #define MC_CMD_GET_VERSION_V5_OUT_SOC_UBOOT_VERSION_NUM 4
2508 /* The SOC main rootfs version as four numbers - a.b.c.d */
2509 #define MC_CMD_GET_VERSION_V5_OUT_SOC_MAIN_ROOTFS_VERSION_OFST 360
2510 #define MC_CMD_GET_VERSION_V5_OUT_SOC_MAIN_ROOTFS_VERSION_LEN 4
2511 #define MC_CMD_GET_VERSION_V5_OUT_SOC_MAIN_ROOTFS_VERSION_NUM 4
2512 /* The SOC recovery buildroot version as four numbers - a.b.c.d */
2513 #define MC_CMD_GET_VERSION_V5_OUT_SOC_RECOVERY_BUILDROOT_VERSION_OFST 376
2514 #define MC_CMD_GET_VERSION_V5_OUT_SOC_RECOVERY_BUILDROOT_VERSION_LEN 4
2515 #define MC_CMD_GET_VERSION_V5_OUT_SOC_RECOVERY_BUILDROOT_VERSION_NUM 4
2516 /* Board version as four numbers - a.b.c.d. BOARD_VERSION[0] duplicates the
2517  * BOARD_REVISION field
2518  */
2519 #define MC_CMD_GET_VERSION_V5_OUT_BOARD_VERSION_OFST 392
2520 #define MC_CMD_GET_VERSION_V5_OUT_BOARD_VERSION_LEN 4
2521 #define MC_CMD_GET_VERSION_V5_OUT_BOARD_VERSION_NUM 4
2522 /* Bundle version as four numbers - a.b.c.d */
2523 #define MC_CMD_GET_VERSION_V5_OUT_BUNDLE_VERSION_OFST 408
2524 #define MC_CMD_GET_VERSION_V5_OUT_BUNDLE_VERSION_LEN 4
2525 #define MC_CMD_GET_VERSION_V5_OUT_BUNDLE_VERSION_NUM 4
2526
2527
2528 /***********************************/
2529 /* MC_CMD_PTP
2530  * Perform PTP operation
2531  */
2532 #define MC_CMD_PTP 0xb
2533 #define MC_CMD_PTP_MSGSET 0xb
2534 #undef  MC_CMD_0xb_PRIVILEGE_CTG
2535
2536 #define MC_CMD_0xb_PRIVILEGE_CTG SRIOV_CTG_GENERAL
2537
2538 /* MC_CMD_PTP_IN msgrequest */
2539 #define MC_CMD_PTP_IN_LEN 1
2540 /* PTP operation code */
2541 #define MC_CMD_PTP_IN_OP_OFST 0
2542 #define MC_CMD_PTP_IN_OP_LEN 1
2543 /* enum: Enable PTP packet timestamping operation. */
2544 #define MC_CMD_PTP_OP_ENABLE 0x1
2545 /* enum: Disable PTP packet timestamping operation. */
2546 #define MC_CMD_PTP_OP_DISABLE 0x2
2547 /* enum: Send a PTP packet. This operation is used on Siena and Huntington.
2548  * From Medford onwards it is not supported: on those platforms PTP transmit
2549  * timestamping is done using the fast path.
2550  */
2551 #define MC_CMD_PTP_OP_TRANSMIT 0x3
2552 /* enum: Read the current NIC time. */
2553 #define MC_CMD_PTP_OP_READ_NIC_TIME 0x4
2554 /* enum: Get the current PTP status. Note that the clock frequency returned (in
2555  * Hz) is rounded to the nearest MHz (e.g. 666000000 for 666666666).
2556  */
2557 #define MC_CMD_PTP_OP_STATUS 0x5
2558 /* enum: Adjust the PTP NIC's time. */
2559 #define MC_CMD_PTP_OP_ADJUST 0x6
2560 /* enum: Synchronize host and NIC time. */
2561 #define MC_CMD_PTP_OP_SYNCHRONIZE 0x7
2562 /* enum: Basic manufacturing tests. Siena PTP adapters only. */
2563 #define MC_CMD_PTP_OP_MANFTEST_BASIC 0x8
2564 /* enum: Packet based manufacturing tests. Siena PTP adapters only. */
2565 #define MC_CMD_PTP_OP_MANFTEST_PACKET 0x9
2566 /* enum: Reset some of the PTP related statistics */
2567 #define MC_CMD_PTP_OP_RESET_STATS 0xa
2568 /* enum: Debug operations to MC. */
2569 #define MC_CMD_PTP_OP_DEBUG 0xb
2570 /* enum: Read an FPGA register. Siena PTP adapters only. */
2571 #define MC_CMD_PTP_OP_FPGAREAD 0xc
2572 /* enum: Write an FPGA register. Siena PTP adapters only. */
2573 #define MC_CMD_PTP_OP_FPGAWRITE 0xd
2574 /* enum: Apply an offset to the NIC clock */
2575 #define MC_CMD_PTP_OP_CLOCK_OFFSET_ADJUST 0xe
2576 /* enum: Change the frequency correction applied to the NIC clock */
2577 #define MC_CMD_PTP_OP_CLOCK_FREQ_ADJUST 0xf
2578 /* enum: Set the MC packet filter VLAN tags for received PTP packets.
2579  * Deprecated for Huntington onwards.
2580  */
2581 #define MC_CMD_PTP_OP_RX_SET_VLAN_FILTER 0x10
2582 /* enum: Set the MC packet filter UUID for received PTP packets. Deprecated for
2583  * Huntington onwards.
2584  */
2585 #define MC_CMD_PTP_OP_RX_SET_UUID_FILTER 0x11
2586 /* enum: Set the MC packet filter Domain for received PTP packets. Deprecated
2587  * for Huntington onwards.
2588  */
2589 #define MC_CMD_PTP_OP_RX_SET_DOMAIN_FILTER 0x12
2590 /* enum: Set the clock source. Required for snapper tests on Huntington and
2591  * Medford. Not implemented for Siena or Medford2.
2592  */
2593 #define MC_CMD_PTP_OP_SET_CLK_SRC 0x13
2594 /* enum: Reset value of Timer Reg. Not implemented. */
2595 #define MC_CMD_PTP_OP_RST_CLK 0x14
2596 /* enum: Enable the forwarding of PPS events to the host */
2597 #define MC_CMD_PTP_OP_PPS_ENABLE 0x15
2598 /* enum: Get the time format used by this NIC for PTP operations */
2599 #define MC_CMD_PTP_OP_GET_TIME_FORMAT 0x16
2600 /* enum: Get the clock attributes. NOTE- extended version of
2601  * MC_CMD_PTP_OP_GET_TIME_FORMAT
2602  */
2603 #define MC_CMD_PTP_OP_GET_ATTRIBUTES 0x16
2604 /* enum: Get corrections that should be applied to the various different
2605  * timestamps
2606  */
2607 #define MC_CMD_PTP_OP_GET_TIMESTAMP_CORRECTIONS 0x17
2608 /* enum: Subscribe to receive periodic time events indicating the current NIC
2609  * time
2610  */
2611 #define MC_CMD_PTP_OP_TIME_EVENT_SUBSCRIBE 0x18
2612 /* enum: Unsubscribe to stop receiving time events */
2613 #define MC_CMD_PTP_OP_TIME_EVENT_UNSUBSCRIBE 0x19
2614 /* enum: PPS based manfacturing tests. Requires PPS output to be looped to PPS
2615  * input on the same NIC. Siena PTP adapters only.
2616  */
2617 #define MC_CMD_PTP_OP_MANFTEST_PPS 0x1a
2618 /* enum: Set the PTP sync status. Status is used by firmware to report to event
2619  * subscribers.
2620  */
2621 #define MC_CMD_PTP_OP_SET_SYNC_STATUS 0x1b
2622 /* enum: Above this for future use. */
2623 #define MC_CMD_PTP_OP_MAX 0x1c
2624
2625 /* MC_CMD_PTP_IN_ENABLE msgrequest */
2626 #define MC_CMD_PTP_IN_ENABLE_LEN 16
2627 #define MC_CMD_PTP_IN_CMD_OFST 0
2628 #define MC_CMD_PTP_IN_CMD_LEN 4
2629 #define MC_CMD_PTP_IN_PERIPH_ID_OFST 4
2630 #define MC_CMD_PTP_IN_PERIPH_ID_LEN 4
2631 /* Not used. Events are always sent to function relative queue 0. */
2632 #define MC_CMD_PTP_IN_ENABLE_QUEUE_OFST 8
2633 #define MC_CMD_PTP_IN_ENABLE_QUEUE_LEN 4
2634 /* PTP timestamping mode. Not used from Huntington onwards. */
2635 #define MC_CMD_PTP_IN_ENABLE_MODE_OFST 12
2636 #define MC_CMD_PTP_IN_ENABLE_MODE_LEN 4
2637 /* enum: PTP, version 1 */
2638 #define MC_CMD_PTP_MODE_V1 0x0
2639 /* enum: PTP, version 1, with VLAN headers - deprecated */
2640 #define MC_CMD_PTP_MODE_V1_VLAN 0x1
2641 /* enum: PTP, version 2 */
2642 #define MC_CMD_PTP_MODE_V2 0x2
2643 /* enum: PTP, version 2, with VLAN headers - deprecated */
2644 #define MC_CMD_PTP_MODE_V2_VLAN 0x3
2645 /* enum: PTP, version 2, with improved UUID filtering */
2646 #define MC_CMD_PTP_MODE_V2_ENHANCED 0x4
2647 /* enum: FCoE (seconds and microseconds) */
2648 #define MC_CMD_PTP_MODE_FCOE 0x5
2649
2650 /* MC_CMD_PTP_IN_DISABLE msgrequest */
2651 #define MC_CMD_PTP_IN_DISABLE_LEN 8
2652 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
2653 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
2654 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
2655 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
2656
2657 /* MC_CMD_PTP_IN_TRANSMIT msgrequest */
2658 #define MC_CMD_PTP_IN_TRANSMIT_LENMIN 13
2659 #define MC_CMD_PTP_IN_TRANSMIT_LENMAX 252
2660 #define MC_CMD_PTP_IN_TRANSMIT_LENMAX_MCDI2 1020
2661 #define MC_CMD_PTP_IN_TRANSMIT_LEN(num) (12+1*(num))
2662 #define MC_CMD_PTP_IN_TRANSMIT_PACKET_NUM(len) (((len)-12)/1)
2663 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
2664 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
2665 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
2666 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
2667 /* Transmit packet length */
2668 #define MC_CMD_PTP_IN_TRANSMIT_LENGTH_OFST 8
2669 #define MC_CMD_PTP_IN_TRANSMIT_LENGTH_LEN 4
2670 /* Transmit packet data */
2671 #define MC_CMD_PTP_IN_TRANSMIT_PACKET_OFST 12
2672 #define MC_CMD_PTP_IN_TRANSMIT_PACKET_LEN 1
2673 #define MC_CMD_PTP_IN_TRANSMIT_PACKET_MINNUM 1
2674 #define MC_CMD_PTP_IN_TRANSMIT_PACKET_MAXNUM 240
2675 #define MC_CMD_PTP_IN_TRANSMIT_PACKET_MAXNUM_MCDI2 1008
2676
2677 /* MC_CMD_PTP_IN_READ_NIC_TIME msgrequest */
2678 #define MC_CMD_PTP_IN_READ_NIC_TIME_LEN 8
2679 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
2680 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
2681 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
2682 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
2683
2684 /* MC_CMD_PTP_IN_READ_NIC_TIME_V2 msgrequest */
2685 #define MC_CMD_PTP_IN_READ_NIC_TIME_V2_LEN 8
2686 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
2687 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
2688 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
2689 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
2690
2691 /* MC_CMD_PTP_IN_STATUS msgrequest */
2692 #define MC_CMD_PTP_IN_STATUS_LEN 8
2693 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
2694 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
2695 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
2696 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
2697
2698 /* MC_CMD_PTP_IN_ADJUST msgrequest */
2699 #define MC_CMD_PTP_IN_ADJUST_LEN 24
2700 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
2701 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
2702 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
2703 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
2704 /* Frequency adjustment 40 bit fixed point ns */
2705 #define MC_CMD_PTP_IN_ADJUST_FREQ_OFST 8
2706 #define MC_CMD_PTP_IN_ADJUST_FREQ_LEN 8
2707 #define MC_CMD_PTP_IN_ADJUST_FREQ_LO_OFST 8
2708 #define MC_CMD_PTP_IN_ADJUST_FREQ_LO_LEN 4
2709 #define MC_CMD_PTP_IN_ADJUST_FREQ_LO_LBN 64
2710 #define MC_CMD_PTP_IN_ADJUST_FREQ_LO_WIDTH 32
2711 #define MC_CMD_PTP_IN_ADJUST_FREQ_HI_OFST 12
2712 #define MC_CMD_PTP_IN_ADJUST_FREQ_HI_LEN 4
2713 #define MC_CMD_PTP_IN_ADJUST_FREQ_HI_LBN 96
2714 #define MC_CMD_PTP_IN_ADJUST_FREQ_HI_WIDTH 32
2715 /* enum: Number of fractional bits in frequency adjustment */
2716 #define MC_CMD_PTP_IN_ADJUST_BITS 0x28
2717 /* enum: Number of fractional bits in frequency adjustment when FP44_FREQ_ADJ
2718  * is indicated in the MC_CMD_PTP_OUT_GET_ATTRIBUTES command CAPABILITIES
2719  * field.
2720  */
2721 #define MC_CMD_PTP_IN_ADJUST_BITS_FP44 0x2c
2722 /* Time adjustment in seconds */
2723 #define MC_CMD_PTP_IN_ADJUST_SECONDS_OFST 16
2724 #define MC_CMD_PTP_IN_ADJUST_SECONDS_LEN 4
2725 /* Time adjustment major value */
2726 #define MC_CMD_PTP_IN_ADJUST_MAJOR_OFST 16
2727 #define MC_CMD_PTP_IN_ADJUST_MAJOR_LEN 4
2728 /* Time adjustment in nanoseconds */
2729 #define MC_CMD_PTP_IN_ADJUST_NANOSECONDS_OFST 20
2730 #define MC_CMD_PTP_IN_ADJUST_NANOSECONDS_LEN 4
2731 /* Time adjustment minor value */
2732 #define MC_CMD_PTP_IN_ADJUST_MINOR_OFST 20
2733 #define MC_CMD_PTP_IN_ADJUST_MINOR_LEN 4
2734
2735 /* MC_CMD_PTP_IN_ADJUST_V2 msgrequest */
2736 #define MC_CMD_PTP_IN_ADJUST_V2_LEN 28
2737 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
2738 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
2739 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
2740 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
2741 /* Frequency adjustment 40 bit fixed point ns */
2742 #define MC_CMD_PTP_IN_ADJUST_V2_FREQ_OFST 8
2743 #define MC_CMD_PTP_IN_ADJUST_V2_FREQ_LEN 8
2744 #define MC_CMD_PTP_IN_ADJUST_V2_FREQ_LO_OFST 8
2745 #define MC_CMD_PTP_IN_ADJUST_V2_FREQ_LO_LEN 4
2746 #define MC_CMD_PTP_IN_ADJUST_V2_FREQ_LO_LBN 64
2747 #define MC_CMD_PTP_IN_ADJUST_V2_FREQ_LO_WIDTH 32
2748 #define MC_CMD_PTP_IN_ADJUST_V2_FREQ_HI_OFST 12
2749 #define MC_CMD_PTP_IN_ADJUST_V2_FREQ_HI_LEN 4
2750 #define MC_CMD_PTP_IN_ADJUST_V2_FREQ_HI_LBN 96
2751 #define MC_CMD_PTP_IN_ADJUST_V2_FREQ_HI_WIDTH 32
2752 /* enum: Number of fractional bits in frequency adjustment */
2753 /*               MC_CMD_PTP_IN_ADJUST_BITS 0x28 */
2754 /* enum: Number of fractional bits in frequency adjustment when FP44_FREQ_ADJ
2755  * is indicated in the MC_CMD_PTP_OUT_GET_ATTRIBUTES command CAPABILITIES
2756  * field.
2757  */
2758 /*               MC_CMD_PTP_IN_ADJUST_BITS_FP44 0x2c */
2759 /* Time adjustment in seconds */
2760 #define MC_CMD_PTP_IN_ADJUST_V2_SECONDS_OFST 16
2761 #define MC_CMD_PTP_IN_ADJUST_V2_SECONDS_LEN 4
2762 /* Time adjustment major value */
2763 #define MC_CMD_PTP_IN_ADJUST_V2_MAJOR_OFST 16
2764 #define MC_CMD_PTP_IN_ADJUST_V2_MAJOR_LEN 4
2765 /* Time adjustment in nanoseconds */
2766 #define MC_CMD_PTP_IN_ADJUST_V2_NANOSECONDS_OFST 20
2767 #define MC_CMD_PTP_IN_ADJUST_V2_NANOSECONDS_LEN 4
2768 /* Time adjustment minor value */
2769 #define MC_CMD_PTP_IN_ADJUST_V2_MINOR_OFST 20
2770 #define MC_CMD_PTP_IN_ADJUST_V2_MINOR_LEN 4
2771 /* Upper 32bits of major time offset adjustment */
2772 #define MC_CMD_PTP_IN_ADJUST_V2_MAJOR_HI_OFST 24
2773 #define MC_CMD_PTP_IN_ADJUST_V2_MAJOR_HI_LEN 4
2774
2775 /* MC_CMD_PTP_IN_SYNCHRONIZE msgrequest */
2776 #define MC_CMD_PTP_IN_SYNCHRONIZE_LEN 20
2777 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
2778 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
2779 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
2780 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
2781 /* Number of time readings to capture */
2782 #define MC_CMD_PTP_IN_SYNCHRONIZE_NUMTIMESETS_OFST 8
2783 #define MC_CMD_PTP_IN_SYNCHRONIZE_NUMTIMESETS_LEN 4
2784 /* Host address in which to write "synchronization started" indication (64
2785  * bits)
2786  */
2787 #define MC_CMD_PTP_IN_SYNCHRONIZE_START_ADDR_OFST 12
2788 #define MC_CMD_PTP_IN_SYNCHRONIZE_START_ADDR_LEN 8
2789 #define MC_CMD_PTP_IN_SYNCHRONIZE_START_ADDR_LO_OFST 12
2790 #define MC_CMD_PTP_IN_SYNCHRONIZE_START_ADDR_LO_LEN 4
2791 #define MC_CMD_PTP_IN_SYNCHRONIZE_START_ADDR_LO_LBN 96
2792 #define MC_CMD_PTP_IN_SYNCHRONIZE_START_ADDR_LO_WIDTH 32
2793 #define MC_CMD_PTP_IN_SYNCHRONIZE_START_ADDR_HI_OFST 16
2794 #define MC_CMD_PTP_IN_SYNCHRONIZE_START_ADDR_HI_LEN 4
2795 #define MC_CMD_PTP_IN_SYNCHRONIZE_START_ADDR_HI_LBN 128
2796 #define MC_CMD_PTP_IN_SYNCHRONIZE_START_ADDR_HI_WIDTH 32
2797
2798 /* MC_CMD_PTP_IN_MANFTEST_BASIC msgrequest */
2799 #define MC_CMD_PTP_IN_MANFTEST_BASIC_LEN 8
2800 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
2801 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
2802 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
2803 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
2804
2805 /* MC_CMD_PTP_IN_MANFTEST_PACKET msgrequest */
2806 #define MC_CMD_PTP_IN_MANFTEST_PACKET_LEN 12
2807 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
2808 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
2809 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
2810 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
2811 /* Enable or disable packet testing */
2812 #define MC_CMD_PTP_IN_MANFTEST_PACKET_TEST_ENABLE_OFST 8
2813 #define MC_CMD_PTP_IN_MANFTEST_PACKET_TEST_ENABLE_LEN 4
2814
2815 /* MC_CMD_PTP_IN_RESET_STATS msgrequest: Reset PTP statistics */
2816 #define MC_CMD_PTP_IN_RESET_STATS_LEN 8
2817 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
2818 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
2819 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
2820 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
2821
2822 /* MC_CMD_PTP_IN_DEBUG msgrequest */
2823 #define MC_CMD_PTP_IN_DEBUG_LEN 12
2824 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
2825 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
2826 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
2827 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
2828 /* Debug operations */
2829 #define MC_CMD_PTP_IN_DEBUG_DEBUG_PARAM_OFST 8
2830 #define MC_CMD_PTP_IN_DEBUG_DEBUG_PARAM_LEN 4
2831
2832 /* MC_CMD_PTP_IN_FPGAREAD msgrequest */
2833 #define MC_CMD_PTP_IN_FPGAREAD_LEN 16
2834 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
2835 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
2836 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
2837 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
2838 #define MC_CMD_PTP_IN_FPGAREAD_ADDR_OFST 8
2839 #define MC_CMD_PTP_IN_FPGAREAD_ADDR_LEN 4
2840 #define MC_CMD_PTP_IN_FPGAREAD_NUMBYTES_OFST 12
2841 #define MC_CMD_PTP_IN_FPGAREAD_NUMBYTES_LEN 4
2842
2843 /* MC_CMD_PTP_IN_FPGAWRITE msgrequest */
2844 #define MC_CMD_PTP_IN_FPGAWRITE_LENMIN 13
2845 #define MC_CMD_PTP_IN_FPGAWRITE_LENMAX 252
2846 #define MC_CMD_PTP_IN_FPGAWRITE_LENMAX_MCDI2 1020
2847 #define MC_CMD_PTP_IN_FPGAWRITE_LEN(num) (12+1*(num))
2848 #define MC_CMD_PTP_IN_FPGAWRITE_BUFFER_NUM(len) (((len)-12)/1)
2849 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
2850 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
2851 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
2852 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
2853 #define MC_CMD_PTP_IN_FPGAWRITE_ADDR_OFST 8
2854 #define MC_CMD_PTP_IN_FPGAWRITE_ADDR_LEN 4
2855 #define MC_CMD_PTP_IN_FPGAWRITE_BUFFER_OFST 12
2856 #define MC_CMD_PTP_IN_FPGAWRITE_BUFFER_LEN 1
2857 #define MC_CMD_PTP_IN_FPGAWRITE_BUFFER_MINNUM 1
2858 #define MC_CMD_PTP_IN_FPGAWRITE_BUFFER_MAXNUM 240
2859 #define MC_CMD_PTP_IN_FPGAWRITE_BUFFER_MAXNUM_MCDI2 1008
2860
2861 /* MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST msgrequest */
2862 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_LEN 16
2863 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
2864 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
2865 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
2866 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
2867 /* Time adjustment in seconds */
2868 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_SECONDS_OFST 8
2869 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_SECONDS_LEN 4
2870 /* Time adjustment major value */
2871 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_MAJOR_OFST 8
2872 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_MAJOR_LEN 4
2873 /* Time adjustment in nanoseconds */
2874 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_NANOSECONDS_OFST 12
2875 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_NANOSECONDS_LEN 4
2876 /* Time adjustment minor value */
2877 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_MINOR_OFST 12
2878 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_MINOR_LEN 4
2879
2880 /* MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_V2 msgrequest */
2881 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_V2_LEN 20
2882 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
2883 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
2884 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
2885 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
2886 /* Time adjustment in seconds */
2887 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_V2_SECONDS_OFST 8
2888 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_V2_SECONDS_LEN 4
2889 /* Time adjustment major value */
2890 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_V2_MAJOR_OFST 8
2891 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_V2_MAJOR_LEN 4
2892 /* Time adjustment in nanoseconds */
2893 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_V2_NANOSECONDS_OFST 12
2894 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_V2_NANOSECONDS_LEN 4
2895 /* Time adjustment minor value */
2896 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_V2_MINOR_OFST 12
2897 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_V2_MINOR_LEN 4
2898 /* Upper 32bits of major time offset adjustment */
2899 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_V2_MAJOR_HI_OFST 16
2900 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_V2_MAJOR_HI_LEN 4
2901
2902 /* MC_CMD_PTP_IN_CLOCK_FREQ_ADJUST msgrequest */
2903 #define MC_CMD_PTP_IN_CLOCK_FREQ_ADJUST_LEN 16
2904 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
2905 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
2906 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
2907 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
2908 /* Frequency adjustment 40 bit fixed point ns */
2909 #define MC_CMD_PTP_IN_CLOCK_FREQ_ADJUST_FREQ_OFST 8
2910 #define MC_CMD_PTP_IN_CLOCK_FREQ_ADJUST_FREQ_LEN 8
2911 #define MC_CMD_PTP_IN_CLOCK_FREQ_ADJUST_FREQ_LO_OFST 8
2912 #define MC_CMD_PTP_IN_CLOCK_FREQ_ADJUST_FREQ_LO_LEN 4
2913 #define MC_CMD_PTP_IN_CLOCK_FREQ_ADJUST_FREQ_LO_LBN 64
2914 #define MC_CMD_PTP_IN_CLOCK_FREQ_ADJUST_FREQ_LO_WIDTH 32
2915 #define MC_CMD_PTP_IN_CLOCK_FREQ_ADJUST_FREQ_HI_OFST 12
2916 #define MC_CMD_PTP_IN_CLOCK_FREQ_ADJUST_FREQ_HI_LEN 4
2917 #define MC_CMD_PTP_IN_CLOCK_FREQ_ADJUST_FREQ_HI_LBN 96
2918 #define MC_CMD_PTP_IN_CLOCK_FREQ_ADJUST_FREQ_HI_WIDTH 32
2919 /*            Enum values, see field(s): */
2920 /*               MC_CMD_PTP/MC_CMD_PTP_IN_ADJUST/FREQ */
2921
2922 /* MC_CMD_PTP_IN_RX_SET_VLAN_FILTER msgrequest */
2923 #define MC_CMD_PTP_IN_RX_SET_VLAN_FILTER_LEN 24
2924 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
2925 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
2926 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
2927 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
2928 /* Number of VLAN tags, 0 if not VLAN */
2929 #define MC_CMD_PTP_IN_RX_SET_VLAN_FILTER_NUM_VLAN_TAGS_OFST 8
2930 #define MC_CMD_PTP_IN_RX_SET_VLAN_FILTER_NUM_VLAN_TAGS_LEN 4
2931 /* Set of VLAN tags to filter against */
2932 #define MC_CMD_PTP_IN_RX_SET_VLAN_FILTER_VLAN_TAG_OFST 12
2933 #define MC_CMD_PTP_IN_RX_SET_VLAN_FILTER_VLAN_TAG_LEN 4
2934 #define MC_CMD_PTP_IN_RX_SET_VLAN_FILTER_VLAN_TAG_NUM 3
2935
2936 /* MC_CMD_PTP_IN_RX_SET_UUID_FILTER msgrequest */
2937 #define MC_CMD_PTP_IN_RX_SET_UUID_FILTER_LEN 20
2938 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
2939 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
2940 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
2941 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
2942 /* 1 to enable UUID filtering, 0 to disable */
2943 #define MC_CMD_PTP_IN_RX_SET_UUID_FILTER_ENABLE_OFST 8
2944 #define MC_CMD_PTP_IN_RX_SET_UUID_FILTER_ENABLE_LEN 4
2945 /* UUID to filter against */
2946 #define MC_CMD_PTP_IN_RX_SET_UUID_FILTER_UUID_OFST 12
2947 #define MC_CMD_PTP_IN_RX_SET_UUID_FILTER_UUID_LEN 8
2948 #define MC_CMD_PTP_IN_RX_SET_UUID_FILTER_UUID_LO_OFST 12
2949 #define MC_CMD_PTP_IN_RX_SET_UUID_FILTER_UUID_LO_LEN 4
2950 #define MC_CMD_PTP_IN_RX_SET_UUID_FILTER_UUID_LO_LBN 96
2951 #define MC_CMD_PTP_IN_RX_SET_UUID_FILTER_UUID_LO_WIDTH 32
2952 #define MC_CMD_PTP_IN_RX_SET_UUID_FILTER_UUID_HI_OFST 16
2953 #define MC_CMD_PTP_IN_RX_SET_UUID_FILTER_UUID_HI_LEN 4
2954 #define MC_CMD_PTP_IN_RX_SET_UUID_FILTER_UUID_HI_LBN 128
2955 #define MC_CMD_PTP_IN_RX_SET_UUID_FILTER_UUID_HI_WIDTH 32
2956
2957 /* MC_CMD_PTP_IN_RX_SET_DOMAIN_FILTER msgrequest */
2958 #define MC_CMD_PTP_IN_RX_SET_DOMAIN_FILTER_LEN 16
2959 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
2960 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
2961 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
2962 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
2963 /* 1 to enable Domain filtering, 0 to disable */
2964 #define MC_CMD_PTP_IN_RX_SET_DOMAIN_FILTER_ENABLE_OFST 8
2965 #define MC_CMD_PTP_IN_RX_SET_DOMAIN_FILTER_ENABLE_LEN 4
2966 /* Domain number to filter against */
2967 #define MC_CMD_PTP_IN_RX_SET_DOMAIN_FILTER_DOMAIN_OFST 12
2968 #define MC_CMD_PTP_IN_RX_SET_DOMAIN_FILTER_DOMAIN_LEN 4
2969
2970 /* MC_CMD_PTP_IN_SET_CLK_SRC msgrequest */
2971 #define MC_CMD_PTP_IN_SET_CLK_SRC_LEN 12
2972 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
2973 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
2974 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
2975 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
2976 /* Set the clock source. */
2977 #define MC_CMD_PTP_IN_SET_CLK_SRC_CLK_OFST 8
2978 #define MC_CMD_PTP_IN_SET_CLK_SRC_CLK_LEN 4
2979 /* enum: Internal. */
2980 #define MC_CMD_PTP_CLK_SRC_INTERNAL 0x0
2981 /* enum: External. */
2982 #define MC_CMD_PTP_CLK_SRC_EXTERNAL 0x1
2983
2984 /* MC_CMD_PTP_IN_RST_CLK msgrequest: Reset value of Timer Reg. */
2985 #define MC_CMD_PTP_IN_RST_CLK_LEN 8
2986 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
2987 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
2988 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
2989 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
2990
2991 /* MC_CMD_PTP_IN_PPS_ENABLE msgrequest */
2992 #define MC_CMD_PTP_IN_PPS_ENABLE_LEN 12
2993 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
2994 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
2995 /* Enable or disable */
2996 #define MC_CMD_PTP_IN_PPS_ENABLE_OP_OFST 4
2997 #define MC_CMD_PTP_IN_PPS_ENABLE_OP_LEN 4
2998 /* enum: Enable */
2999 #define MC_CMD_PTP_ENABLE_PPS 0x0
3000 /* enum: Disable */
3001 #define MC_CMD_PTP_DISABLE_PPS 0x1
3002 /* Not used. Events are always sent to function relative queue 0. */
3003 #define MC_CMD_PTP_IN_PPS_ENABLE_QUEUE_ID_OFST 8
3004 #define MC_CMD_PTP_IN_PPS_ENABLE_QUEUE_ID_LEN 4
3005
3006 /* MC_CMD_PTP_IN_GET_TIME_FORMAT msgrequest */
3007 #define MC_CMD_PTP_IN_GET_TIME_FORMAT_LEN 8
3008 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
3009 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
3010 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
3011 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
3012
3013 /* MC_CMD_PTP_IN_GET_ATTRIBUTES msgrequest */
3014 #define MC_CMD_PTP_IN_GET_ATTRIBUTES_LEN 8
3015 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
3016 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
3017 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
3018 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
3019
3020 /* MC_CMD_PTP_IN_GET_TIMESTAMP_CORRECTIONS msgrequest */
3021 #define MC_CMD_PTP_IN_GET_TIMESTAMP_CORRECTIONS_LEN 8
3022 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
3023 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
3024 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
3025 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
3026
3027 /* MC_CMD_PTP_IN_TIME_EVENT_SUBSCRIBE msgrequest */
3028 #define MC_CMD_PTP_IN_TIME_EVENT_SUBSCRIBE_LEN 12
3029 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
3030 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
3031 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
3032 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
3033 /* Original field containing queue ID. Now extended to include flags. */
3034 #define MC_CMD_PTP_IN_TIME_EVENT_SUBSCRIBE_QUEUE_OFST 8
3035 #define MC_CMD_PTP_IN_TIME_EVENT_SUBSCRIBE_QUEUE_LEN 4
3036 #define MC_CMD_PTP_IN_TIME_EVENT_SUBSCRIBE_QUEUE_ID_OFST 8
3037 #define MC_CMD_PTP_IN_TIME_EVENT_SUBSCRIBE_QUEUE_ID_LBN 0
3038 #define MC_CMD_PTP_IN_TIME_EVENT_SUBSCRIBE_QUEUE_ID_WIDTH 16
3039 #define MC_CMD_PTP_IN_TIME_EVENT_SUBSCRIBE_REPORT_SYNC_STATUS_OFST 8
3040 #define MC_CMD_PTP_IN_TIME_EVENT_SUBSCRIBE_REPORT_SYNC_STATUS_LBN 31
3041 #define MC_CMD_PTP_IN_TIME_EVENT_SUBSCRIBE_REPORT_SYNC_STATUS_WIDTH 1
3042
3043 /* MC_CMD_PTP_IN_TIME_EVENT_UNSUBSCRIBE msgrequest */
3044 #define MC_CMD_PTP_IN_TIME_EVENT_UNSUBSCRIBE_LEN 16
3045 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
3046 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
3047 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
3048 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
3049 /* Unsubscribe options */
3050 #define MC_CMD_PTP_IN_TIME_EVENT_UNSUBSCRIBE_CONTROL_OFST 8
3051 #define MC_CMD_PTP_IN_TIME_EVENT_UNSUBSCRIBE_CONTROL_LEN 4
3052 /* enum: Unsubscribe a single queue */
3053 #define MC_CMD_PTP_IN_TIME_EVENT_UNSUBSCRIBE_SINGLE 0x0
3054 /* enum: Unsubscribe all queues */
3055 #define MC_CMD_PTP_IN_TIME_EVENT_UNSUBSCRIBE_ALL 0x1
3056 /* Event queue ID */
3057 #define MC_CMD_PTP_IN_TIME_EVENT_UNSUBSCRIBE_QUEUE_OFST 12
3058 #define MC_CMD_PTP_IN_TIME_EVENT_UNSUBSCRIBE_QUEUE_LEN 4
3059
3060 /* MC_CMD_PTP_IN_MANFTEST_PPS msgrequest */
3061 #define MC_CMD_PTP_IN_MANFTEST_PPS_LEN 12
3062 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
3063 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
3064 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
3065 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
3066 /* 1 to enable PPS test mode, 0 to disable and return result. */
3067 #define MC_CMD_PTP_IN_MANFTEST_PPS_TEST_ENABLE_OFST 8
3068 #define MC_CMD_PTP_IN_MANFTEST_PPS_TEST_ENABLE_LEN 4
3069
3070 /* MC_CMD_PTP_IN_SET_SYNC_STATUS msgrequest */
3071 #define MC_CMD_PTP_IN_SET_SYNC_STATUS_LEN 24
3072 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
3073 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
3074 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
3075 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
3076 /* NIC - Host System Clock Synchronization status */
3077 #define MC_CMD_PTP_IN_SET_SYNC_STATUS_STATUS_OFST 8
3078 #define MC_CMD_PTP_IN_SET_SYNC_STATUS_STATUS_LEN 4
3079 /* enum: Host System clock and NIC clock are not in sync */
3080 #define MC_CMD_PTP_IN_SET_SYNC_STATUS_NOT_IN_SYNC 0x0
3081 /* enum: Host System clock and NIC clock are synchronized */
3082 #define MC_CMD_PTP_IN_SET_SYNC_STATUS_IN_SYNC 0x1
3083 /* If synchronized, number of seconds until clocks should be considered to be
3084  * no longer in sync.
3085  */
3086 #define MC_CMD_PTP_IN_SET_SYNC_STATUS_TIMEOUT_OFST 12
3087 #define MC_CMD_PTP_IN_SET_SYNC_STATUS_TIMEOUT_LEN 4
3088 #define MC_CMD_PTP_IN_SET_SYNC_STATUS_RESERVED0_OFST 16
3089 #define MC_CMD_PTP_IN_SET_SYNC_STATUS_RESERVED0_LEN 4
3090 #define MC_CMD_PTP_IN_SET_SYNC_STATUS_RESERVED1_OFST 20
3091 #define MC_CMD_PTP_IN_SET_SYNC_STATUS_RESERVED1_LEN 4
3092
3093 /* MC_CMD_PTP_OUT msgresponse */
3094 #define MC_CMD_PTP_OUT_LEN 0
3095
3096 /* MC_CMD_PTP_OUT_TRANSMIT msgresponse */
3097 #define MC_CMD_PTP_OUT_TRANSMIT_LEN 8
3098 /* Value of seconds timestamp */
3099 #define MC_CMD_PTP_OUT_TRANSMIT_SECONDS_OFST 0
3100 #define MC_CMD_PTP_OUT_TRANSMIT_SECONDS_LEN 4
3101 /* Timestamp major value */
3102 #define MC_CMD_PTP_OUT_TRANSMIT_MAJOR_OFST 0
3103 #define MC_CMD_PTP_OUT_TRANSMIT_MAJOR_LEN 4
3104 /* Value of nanoseconds timestamp */
3105 #define MC_CMD_PTP_OUT_TRANSMIT_NANOSECONDS_OFST 4
3106 #define MC_CMD_PTP_OUT_TRANSMIT_NANOSECONDS_LEN 4
3107 /* Timestamp minor value */
3108 #define MC_CMD_PTP_OUT_TRANSMIT_MINOR_OFST 4
3109 #define MC_CMD_PTP_OUT_TRANSMIT_MINOR_LEN 4
3110
3111 /* MC_CMD_PTP_OUT_TIME_EVENT_SUBSCRIBE msgresponse */
3112 #define MC_CMD_PTP_OUT_TIME_EVENT_SUBSCRIBE_LEN 0
3113
3114 /* MC_CMD_PTP_OUT_TIME_EVENT_UNSUBSCRIBE msgresponse */
3115 #define MC_CMD_PTP_OUT_TIME_EVENT_UNSUBSCRIBE_LEN 0
3116
3117 /* MC_CMD_PTP_OUT_READ_NIC_TIME msgresponse */
3118 #define MC_CMD_PTP_OUT_READ_NIC_TIME_LEN 8
3119 /* Value of seconds timestamp */
3120 #define MC_CMD_PTP_OUT_READ_NIC_TIME_SECONDS_OFST 0
3121 #define MC_CMD_PTP_OUT_READ_NIC_TIME_SECONDS_LEN 4
3122 /* Timestamp major value */
3123 #define MC_CMD_PTP_OUT_READ_NIC_TIME_MAJOR_OFST 0
3124 #define MC_CMD_PTP_OUT_READ_NIC_TIME_MAJOR_LEN 4
3125 /* Value of nanoseconds timestamp */
3126 #define MC_CMD_PTP_OUT_READ_NIC_TIME_NANOSECONDS_OFST 4
3127 #define MC_CMD_PTP_OUT_READ_NIC_TIME_NANOSECONDS_LEN 4
3128 /* Timestamp minor value */
3129 #define MC_CMD_PTP_OUT_READ_NIC_TIME_MINOR_OFST 4
3130 #define MC_CMD_PTP_OUT_READ_NIC_TIME_MINOR_LEN 4
3131
3132 /* MC_CMD_PTP_OUT_READ_NIC_TIME_V2 msgresponse */
3133 #define MC_CMD_PTP_OUT_READ_NIC_TIME_V2_LEN 12
3134 /* Value of seconds timestamp */
3135 #define MC_CMD_PTP_OUT_READ_NIC_TIME_V2_SECONDS_OFST 0
3136 #define MC_CMD_PTP_OUT_READ_NIC_TIME_V2_SECONDS_LEN 4
3137 /* Timestamp major value */
3138 #define MC_CMD_PTP_OUT_READ_NIC_TIME_V2_MAJOR_OFST 0
3139 #define MC_CMD_PTP_OUT_READ_NIC_TIME_V2_MAJOR_LEN 4
3140 /* Value of nanoseconds timestamp */
3141 #define MC_CMD_PTP_OUT_READ_NIC_TIME_V2_NANOSECONDS_OFST 4
3142 #define MC_CMD_PTP_OUT_READ_NIC_TIME_V2_NANOSECONDS_LEN 4
3143 /* Timestamp minor value */
3144 #define MC_CMD_PTP_OUT_READ_NIC_TIME_V2_MINOR_OFST 4
3145 #define MC_CMD_PTP_OUT_READ_NIC_TIME_V2_MINOR_LEN 4
3146 /* Upper 32bits of major timestamp value */
3147 #define MC_CMD_PTP_OUT_READ_NIC_TIME_V2_MAJOR_HI_OFST 8
3148 #define MC_CMD_PTP_OUT_READ_NIC_TIME_V2_MAJOR_HI_LEN 4
3149
3150 /* MC_CMD_PTP_OUT_STATUS msgresponse */
3151 #define MC_CMD_PTP_OUT_STATUS_LEN 64
3152 /* Frequency of NIC's hardware clock */
3153 #define MC_CMD_PTP_OUT_STATUS_CLOCK_FREQ_OFST 0
3154 #define MC_CMD_PTP_OUT_STATUS_CLOCK_FREQ_LEN 4
3155 /* Number of packets transmitted and timestamped */
3156 #define MC_CMD_PTP_OUT_STATUS_STATS_TX_OFST 4
3157 #define MC_CMD_PTP_OUT_STATUS_STATS_TX_LEN 4
3158 /* Number of packets received and timestamped */
3159 #define MC_CMD_PTP_OUT_STATUS_STATS_RX_OFST 8
3160 #define MC_CMD_PTP_OUT_STATUS_STATS_RX_LEN 4
3161 /* Number of packets timestamped by the FPGA */
3162 #define MC_CMD_PTP_OUT_STATUS_STATS_TS_OFST 12
3163 #define MC_CMD_PTP_OUT_STATUS_STATS_TS_LEN 4
3164 /* Number of packets filter matched */
3165 #define MC_CMD_PTP_OUT_STATUS_STATS_FM_OFST 16
3166 #define MC_CMD_PTP_OUT_STATUS_STATS_FM_LEN 4
3167 /* Number of packets not filter matched */
3168 #define MC_CMD_PTP_OUT_STATUS_STATS_NFM_OFST 20
3169 #define MC_CMD_PTP_OUT_STATUS_STATS_NFM_LEN 4
3170 /* Number of PPS overflows (noise on input?) */
3171 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_OFLOW_OFST 24
3172 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_OFLOW_LEN 4
3173 /* Number of PPS bad periods */
3174 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_BAD_OFST 28
3175 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_BAD_LEN 4
3176 /* Minimum period of PPS pulse in nanoseconds */
3177 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_PER_MIN_OFST 32
3178 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_PER_MIN_LEN 4
3179 /* Maximum period of PPS pulse in nanoseconds */
3180 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_PER_MAX_OFST 36
3181 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_PER_MAX_LEN 4
3182 /* Last period of PPS pulse in nanoseconds */
3183 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_PER_LAST_OFST 40
3184 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_PER_LAST_LEN 4
3185 /* Mean period of PPS pulse in nanoseconds */
3186 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_PER_MEAN_OFST 44
3187 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_PER_MEAN_LEN 4
3188 /* Minimum offset of PPS pulse in nanoseconds (signed) */
3189 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_OFF_MIN_OFST 48
3190 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_OFF_MIN_LEN 4
3191 /* Maximum offset of PPS pulse in nanoseconds (signed) */
3192 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_OFF_MAX_OFST 52
3193 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_OFF_MAX_LEN 4
3194 /* Last offset of PPS pulse in nanoseconds (signed) */
3195 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_OFF_LAST_OFST 56
3196 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_OFF_LAST_LEN 4
3197 /* Mean offset of PPS pulse in nanoseconds (signed) */
3198 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_OFF_MEAN_OFST 60
3199 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_OFF_MEAN_LEN 4
3200
3201 /* MC_CMD_PTP_OUT_SYNCHRONIZE msgresponse */
3202 #define MC_CMD_PTP_OUT_SYNCHRONIZE_LENMIN 20
3203 #define MC_CMD_PTP_OUT_SYNCHRONIZE_LENMAX 240
3204 #define MC_CMD_PTP_OUT_SYNCHRONIZE_LENMAX_MCDI2 1020
3205 #define MC_CMD_PTP_OUT_SYNCHRONIZE_LEN(num) (0+20*(num))
3206 #define MC_CMD_PTP_OUT_SYNCHRONIZE_TIMESET_NUM(len) (((len)-0)/20)
3207 /* A set of host and NIC times */
3208 #define MC_CMD_PTP_OUT_SYNCHRONIZE_TIMESET_OFST 0
3209 #define MC_CMD_PTP_OUT_SYNCHRONIZE_TIMESET_LEN 20
3210 #define MC_CMD_PTP_OUT_SYNCHRONIZE_TIMESET_MINNUM 1
3211 #define MC_CMD_PTP_OUT_SYNCHRONIZE_TIMESET_MAXNUM 12
3212 #define MC_CMD_PTP_OUT_SYNCHRONIZE_TIMESET_MAXNUM_MCDI2 51
3213 /* Host time immediately before NIC's hardware clock read */
3214 #define MC_CMD_PTP_OUT_SYNCHRONIZE_HOSTSTART_OFST 0
3215 #define MC_CMD_PTP_OUT_SYNCHRONIZE_HOSTSTART_LEN 4
3216 /* Value of seconds timestamp */
3217 #define MC_CMD_PTP_OUT_SYNCHRONIZE_SECONDS_OFST 4
3218 #define MC_CMD_PTP_OUT_SYNCHRONIZE_SECONDS_LEN 4
3219 /* Timestamp major value */
3220 #define MC_CMD_PTP_OUT_SYNCHRONIZE_MAJOR_OFST 4
3221 #define MC_CMD_PTP_OUT_SYNCHRONIZE_MAJOR_LEN 4
3222 /* Value of nanoseconds timestamp */
3223 #define MC_CMD_PTP_OUT_SYNCHRONIZE_NANOSECONDS_OFST 8
3224 #define MC_CMD_PTP_OUT_SYNCHRONIZE_NANOSECONDS_LEN 4
3225 /* Timestamp minor value */
3226 #define MC_CMD_PTP_OUT_SYNCHRONIZE_MINOR_OFST 8
3227 #define MC_CMD_PTP_OUT_SYNCHRONIZE_MINOR_LEN 4
3228 /* Host time immediately after NIC's hardware clock read */
3229 #define MC_CMD_PTP_OUT_SYNCHRONIZE_HOSTEND_OFST 12
3230 #define MC_CMD_PTP_OUT_SYNCHRONIZE_HOSTEND_LEN 4
3231 /* Number of nanoseconds waited after reading NIC's hardware clock */
3232 #define MC_CMD_PTP_OUT_SYNCHRONIZE_WAITNS_OFST 16
3233 #define MC_CMD_PTP_OUT_SYNCHRONIZE_WAITNS_LEN 4
3234
3235 /* MC_CMD_PTP_OUT_MANFTEST_BASIC msgresponse */
3236 #define MC_CMD_PTP_OUT_MANFTEST_BASIC_LEN 8
3237 /* Results of testing */
3238 #define MC_CMD_PTP_OUT_MANFTEST_BASIC_TEST_RESULT_OFST 0
3239 #define MC_CMD_PTP_OUT_MANFTEST_BASIC_TEST_RESULT_LEN 4
3240 /* enum: Successful test */
3241 #define MC_CMD_PTP_MANF_SUCCESS 0x0
3242 /* enum: FPGA load failed */
3243 #define MC_CMD_PTP_MANF_FPGA_LOAD 0x1
3244 /* enum: FPGA version invalid */
3245 #define MC_CMD_PTP_MANF_FPGA_VERSION 0x2
3246 /* enum: FPGA registers incorrect */
3247 #define MC_CMD_PTP_MANF_FPGA_REGISTERS 0x3
3248 /* enum: Oscillator possibly not working? */
3249 #define MC_CMD_PTP_MANF_OSCILLATOR 0x4
3250 /* enum: Timestamps not increasing */
3251 #define MC_CMD_PTP_MANF_TIMESTAMPS 0x5
3252 /* enum: Mismatched packet count */
3253 #define MC_CMD_PTP_MANF_PACKET_COUNT 0x6
3254 /* enum: Mismatched packet count (Siena filter and FPGA) */
3255 #define MC_CMD_PTP_MANF_FILTER_COUNT 0x7
3256 /* enum: Not enough packets to perform timestamp check */
3257 #define MC_CMD_PTP_MANF_PACKET_ENOUGH 0x8
3258 /* enum: Timestamp trigger GPIO not working */
3259 #define MC_CMD_PTP_MANF_GPIO_TRIGGER 0x9
3260 /* enum: Insufficient PPS events to perform checks */
3261 #define MC_CMD_PTP_MANF_PPS_ENOUGH 0xa
3262 /* enum: PPS time event period not sufficiently close to 1s. */
3263 #define MC_CMD_PTP_MANF_PPS_PERIOD 0xb
3264 /* enum: PPS time event nS reading not sufficiently close to zero. */
3265 #define MC_CMD_PTP_MANF_PPS_NS 0xc
3266 /* enum: PTP peripheral registers incorrect */
3267 #define MC_CMD_PTP_MANF_REGISTERS 0xd
3268 /* enum: Failed to read time from PTP peripheral */
3269 #define MC_CMD_PTP_MANF_CLOCK_READ 0xe
3270 /* Presence of external oscillator */
3271 #define MC_CMD_PTP_OUT_MANFTEST_BASIC_TEST_EXTOSC_OFST 4
3272 #define MC_CMD_PTP_OUT_MANFTEST_BASIC_TEST_EXTOSC_LEN 4
3273
3274 /* MC_CMD_PTP_OUT_MANFTEST_PACKET msgresponse */
3275 #define MC_CMD_PTP_OUT_MANFTEST_PACKET_LEN 12
3276 /* Results of testing */
3277 #define MC_CMD_PTP_OUT_MANFTEST_PACKET_TEST_RESULT_OFST 0
3278 #define MC_CMD_PTP_OUT_MANFTEST_PACKET_TEST_RESULT_LEN 4
3279 /* Number of packets received by FPGA */
3280 #define MC_CMD_PTP_OUT_MANFTEST_PACKET_TEST_FPGACOUNT_OFST 4
3281 #define MC_CMD_PTP_OUT_MANFTEST_PACKET_TEST_FPGACOUNT_LEN 4
3282 /* Number of packets received by Siena filters */
3283 #define MC_CMD_PTP_OUT_MANFTEST_PACKET_TEST_FILTERCOUNT_OFST 8
3284 #define MC_CMD_PTP_OUT_MANFTEST_PACKET_TEST_FILTERCOUNT_LEN 4
3285
3286 /* MC_CMD_PTP_OUT_FPGAREAD msgresponse */
3287 #define MC_CMD_PTP_OUT_FPGAREAD_LENMIN 1
3288 #define MC_CMD_PTP_OUT_FPGAREAD_LENMAX 252
3289 #define MC_CMD_PTP_OUT_FPGAREAD_LENMAX_MCDI2 1020
3290 #define MC_CMD_PTP_OUT_FPGAREAD_LEN(num) (0+1*(num))
3291 #define MC_CMD_PTP_OUT_FPGAREAD_BUFFER_NUM(len) (((len)-0)/1)
3292 #define MC_CMD_PTP_OUT_FPGAREAD_BUFFER_OFST 0
3293 #define MC_CMD_PTP_OUT_FPGAREAD_BUFFER_LEN 1
3294 #define MC_CMD_PTP_OUT_FPGAREAD_BUFFER_MINNUM 1
3295 #define MC_CMD_PTP_OUT_FPGAREAD_BUFFER_MAXNUM 252
3296 #define MC_CMD_PTP_OUT_FPGAREAD_BUFFER_MAXNUM_MCDI2 1020
3297
3298 /* MC_CMD_PTP_OUT_GET_TIME_FORMAT msgresponse */
3299 #define MC_CMD_PTP_OUT_GET_TIME_FORMAT_LEN 4
3300 /* Time format required/used by for this NIC. Applies to all PTP MCDI
3301  * operations that pass times between the host and firmware. If this operation
3302  * is not supported (older firmware) a format of seconds and nanoseconds should
3303  * be assumed. Note this enum is deprecated. Do not add to it- use the
3304  * TIME_FORMAT field in MC_CMD_PTP_OUT_GET_ATTRIBUTES instead.
3305  */
3306 #define MC_CMD_PTP_OUT_GET_TIME_FORMAT_FORMAT_OFST 0
3307 #define MC_CMD_PTP_OUT_GET_TIME_FORMAT_FORMAT_LEN 4
3308 /* enum: Times are in seconds and nanoseconds */
3309 #define MC_CMD_PTP_OUT_GET_TIME_FORMAT_SECONDS_NANOSECONDS 0x0
3310 /* enum: Major register has units of 16 second per tick, minor 8 ns per tick */
3311 #define MC_CMD_PTP_OUT_GET_TIME_FORMAT_16SECONDS_8NANOSECONDS 0x1
3312 /* enum: Major register has units of seconds, minor 2^-27s per tick */
3313 #define MC_CMD_PTP_OUT_GET_TIME_FORMAT_SECONDS_27FRACTION 0x2
3314
3315 /* MC_CMD_PTP_OUT_GET_ATTRIBUTES msgresponse */
3316 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_LEN 24
3317 /* Time format required/used by for this NIC. Applies to all PTP MCDI
3318  * operations that pass times between the host and firmware. If this operation
3319  * is not supported (older firmware) a format of seconds and nanoseconds should
3320  * be assumed.
3321  */
3322 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_TIME_FORMAT_OFST 0
3323 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_TIME_FORMAT_LEN 4
3324 /* enum: Times are in seconds and nanoseconds */
3325 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_SECONDS_NANOSECONDS 0x0
3326 /* enum: Major register has units of 16 second per tick, minor 8 ns per tick */
3327 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_16SECONDS_8NANOSECONDS 0x1
3328 /* enum: Major register has units of seconds, minor 2^-27s per tick */
3329 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_SECONDS_27FRACTION 0x2
3330 /* enum: Major register units are seconds, minor units are quarter nanoseconds
3331  */
3332 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_SECONDS_QTR_NANOSECONDS 0x3
3333 /* Minimum acceptable value for a corrected synchronization timeset. When
3334  * comparing host and NIC clock times, the MC returns a set of samples that
3335  * contain the host start and end time, the MC time when the host start was
3336  * detected and the time the MC waited between reading the time and detecting
3337  * the host end. The corrected sync window is the difference between the host
3338  * end and start times minus the time that the MC waited for host end.
3339  */
3340 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_SYNC_WINDOW_MIN_OFST 4
3341 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_SYNC_WINDOW_MIN_LEN 4
3342 /* Various PTP capabilities */
3343 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_CAPABILITIES_OFST 8
3344 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_CAPABILITIES_LEN 4
3345 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_REPORT_SYNC_STATUS_OFST 8
3346 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_REPORT_SYNC_STATUS_LBN 0
3347 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_REPORT_SYNC_STATUS_WIDTH 1
3348 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_RX_TSTAMP_OOB_OFST 8
3349 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_RX_TSTAMP_OOB_LBN 1
3350 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_RX_TSTAMP_OOB_WIDTH 1
3351 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_64BIT_SECONDS_OFST 8
3352 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_64BIT_SECONDS_LBN 2
3353 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_64BIT_SECONDS_WIDTH 1
3354 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_FP44_FREQ_ADJ_OFST 8
3355 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_FP44_FREQ_ADJ_LBN 3
3356 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_FP44_FREQ_ADJ_WIDTH 1
3357 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_RESERVED0_OFST 12
3358 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_RESERVED0_LEN 4
3359 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_RESERVED1_OFST 16
3360 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_RESERVED1_LEN 4
3361 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_RESERVED2_OFST 20
3362 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_RESERVED2_LEN 4
3363
3364 /* MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS msgresponse */
3365 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_LEN 16
3366 /* Uncorrected error on PTP transmit timestamps in NIC clock format */
3367 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_TRANSMIT_OFST 0
3368 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_TRANSMIT_LEN 4
3369 /* Uncorrected error on PTP receive timestamps in NIC clock format */
3370 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_RECEIVE_OFST 4
3371 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_RECEIVE_LEN 4
3372 /* Uncorrected error on PPS output in NIC clock format */
3373 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_PPS_OUT_OFST 8
3374 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_PPS_OUT_LEN 4
3375 /* Uncorrected error on PPS input in NIC clock format */
3376 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_PPS_IN_OFST 12
3377 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_PPS_IN_LEN 4
3378
3379 /* MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_V2 msgresponse */
3380 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_V2_LEN 24
3381 /* Uncorrected error on PTP transmit timestamps in NIC clock format */
3382 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_V2_PTP_TX_OFST 0
3383 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_V2_PTP_TX_LEN 4
3384 /* Uncorrected error on PTP receive timestamps in NIC clock format */
3385 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_V2_PTP_RX_OFST 4
3386 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_V2_PTP_RX_LEN 4
3387 /* Uncorrected error on PPS output in NIC clock format */
3388 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_V2_PPS_OUT_OFST 8
3389 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_V2_PPS_OUT_LEN 4
3390 /* Uncorrected error on PPS input in NIC clock format */
3391 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_V2_PPS_IN_OFST 12
3392 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_V2_PPS_IN_LEN 4
3393 /* Uncorrected error on non-PTP transmit timestamps in NIC clock format */
3394 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_V2_GENERAL_TX_OFST 16
3395 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_V2_GENERAL_TX_LEN 4
3396 /* Uncorrected error on non-PTP receive timestamps in NIC clock format */
3397 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_V2_GENERAL_RX_OFST 20
3398 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_V2_GENERAL_RX_LEN 4
3399
3400 /* MC_CMD_PTP_OUT_MANFTEST_PPS msgresponse */
3401 #define MC_CMD_PTP_OUT_MANFTEST_PPS_LEN 4
3402 /* Results of testing */
3403 #define MC_CMD_PTP_OUT_MANFTEST_PPS_TEST_RESULT_OFST 0
3404 #define MC_CMD_PTP_OUT_MANFTEST_PPS_TEST_RESULT_LEN 4
3405 /*            Enum values, see field(s): */
3406 /*               MC_CMD_PTP_OUT_MANFTEST_BASIC/TEST_RESULT */
3407
3408 /* MC_CMD_PTP_OUT_SET_SYNC_STATUS msgresponse */
3409 #define MC_CMD_PTP_OUT_SET_SYNC_STATUS_LEN 0
3410
3411
3412 /***********************************/
3413 /* MC_CMD_CSR_READ32
3414  * Read 32bit words from the indirect memory map.
3415  */
3416 #define MC_CMD_CSR_READ32 0xc
3417 #define MC_CMD_CSR_READ32_MSGSET 0xc
3418 #undef  MC_CMD_0xc_PRIVILEGE_CTG
3419
3420 #define MC_CMD_0xc_PRIVILEGE_CTG SRIOV_CTG_INSECURE
3421
3422 /* MC_CMD_CSR_READ32_IN msgrequest */
3423 #define MC_CMD_CSR_READ32_IN_LEN 12
3424 /* Address */
3425 #define MC_CMD_CSR_READ32_IN_ADDR_OFST 0
3426 #define MC_CMD_CSR_READ32_IN_ADDR_LEN 4
3427 #define MC_CMD_CSR_READ32_IN_STEP_OFST 4
3428 #define MC_CMD_CSR_READ32_IN_STEP_LEN 4
3429 #define MC_CMD_CSR_READ32_IN_NUMWORDS_OFST 8
3430 #define MC_CMD_CSR_READ32_IN_NUMWORDS_LEN 4
3431
3432 /* MC_CMD_CSR_READ32_OUT msgresponse */
3433 #define MC_CMD_CSR_READ32_OUT_LENMIN 4
3434 #define MC_CMD_CSR_READ32_OUT_LENMAX 252
3435 #define MC_CMD_CSR_READ32_OUT_LENMAX_MCDI2 1020
3436 #define MC_CMD_CSR_READ32_OUT_LEN(num) (0+4*(num))
3437 #define MC_CMD_CSR_READ32_OUT_BUFFER_NUM(len) (((len)-0)/4)
3438 /* The last dword is the status, not a value read */
3439 #define MC_CMD_CSR_READ32_OUT_BUFFER_OFST 0
3440 #define MC_CMD_CSR_READ32_OUT_BUFFER_LEN 4
3441 #define MC_CMD_CSR_READ32_OUT_BUFFER_MINNUM 1
3442 #define MC_CMD_CSR_READ32_OUT_BUFFER_MAXNUM 63
3443 #define MC_CMD_CSR_READ32_OUT_BUFFER_MAXNUM_MCDI2 255
3444
3445
3446 /***********************************/
3447 /* MC_CMD_CSR_WRITE32
3448  * Write 32bit dwords to the indirect memory map.
3449  */
3450 #define MC_CMD_CSR_WRITE32 0xd
3451 #define MC_CMD_CSR_WRITE32_MSGSET 0xd
3452 #undef  MC_CMD_0xd_PRIVILEGE_CTG
3453
3454 #define MC_CMD_0xd_PRIVILEGE_CTG SRIOV_CTG_INSECURE
3455
3456 /* MC_CMD_CSR_WRITE32_IN msgrequest */
3457 #define MC_CMD_CSR_WRITE32_IN_LENMIN 12
3458 #define MC_CMD_CSR_WRITE32_IN_LENMAX 252
3459 #define MC_CMD_CSR_WRITE32_IN_LENMAX_MCDI2 1020
3460 #define MC_CMD_CSR_WRITE32_IN_LEN(num) (8+4*(num))
3461 #define MC_CMD_CSR_WRITE32_IN_BUFFER_NUM(len) (((len)-8)/4)
3462 /* Address */
3463 #define MC_CMD_CSR_WRITE32_IN_ADDR_OFST 0
3464 #define MC_CMD_CSR_WRITE32_IN_ADDR_LEN 4
3465 #define MC_CMD_CSR_WRITE32_IN_STEP_OFST 4
3466 #define MC_CMD_CSR_WRITE32_IN_STEP_LEN 4
3467 #define MC_CMD_CSR_WRITE32_IN_BUFFER_OFST 8
3468 #define MC_CMD_CSR_WRITE32_IN_BUFFER_LEN 4
3469 #define MC_CMD_CSR_WRITE32_IN_BUFFER_MINNUM 1
3470 #define MC_CMD_CSR_WRITE32_IN_BUFFER_MAXNUM 61
3471 #define MC_CMD_CSR_WRITE32_IN_BUFFER_MAXNUM_MCDI2 253
3472
3473 /* MC_CMD_CSR_WRITE32_OUT msgresponse */
3474 #define MC_CMD_CSR_WRITE32_OUT_LEN 4
3475 #define MC_CMD_CSR_WRITE32_OUT_STATUS_OFST 0
3476 #define MC_CMD_CSR_WRITE32_OUT_STATUS_LEN 4
3477
3478
3479 /***********************************/
3480 /* MC_CMD_HP
3481  * These commands are used for HP related features. They are grouped under one
3482  * MCDI command to avoid creating too many MCDI commands.
3483  */
3484 #define MC_CMD_HP 0x54
3485 #define MC_CMD_HP_MSGSET 0x54
3486 #undef  MC_CMD_0x54_PRIVILEGE_CTG
3487
3488 #define MC_CMD_0x54_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
3489
3490 /* MC_CMD_HP_IN msgrequest */
3491 #define MC_CMD_HP_IN_LEN 16
3492 /* HP OCSD sub-command. When address is not NULL, request activation of OCSD at
3493  * the specified address with the specified interval.When address is NULL,
3494  * INTERVAL is interpreted as a command: 0: stop OCSD / 1: Report OCSD current
3495  * state / 2: (debug) Show temperature reported by one of the supported
3496  * sensors.
3497  */
3498 #define MC_CMD_HP_IN_SUBCMD_OFST 0
3499 #define MC_CMD_HP_IN_SUBCMD_LEN 4
3500 /* enum: OCSD (Option Card Sensor Data) sub-command. */
3501 #define MC_CMD_HP_IN_OCSD_SUBCMD 0x0
3502 /* enum: Last known valid HP sub-command. */
3503 #define MC_CMD_HP_IN_LAST_SUBCMD 0x0
3504 /* The address to the array of sensor fields. (Or NULL to use a sub-command.)
3505  */
3506 #define MC_CMD_HP_IN_OCSD_ADDR_OFST 4
3507 #define MC_CMD_HP_IN_OCSD_ADDR_LEN 8
3508 #define MC_CMD_HP_IN_OCSD_ADDR_LO_OFST 4
3509 #define MC_CMD_HP_IN_OCSD_ADDR_LO_LEN 4
3510 #define MC_CMD_HP_IN_OCSD_ADDR_LO_LBN 32
3511 #define MC_CMD_HP_IN_OCSD_ADDR_LO_WIDTH 32
3512 #define MC_CMD_HP_IN_OCSD_ADDR_HI_OFST 8
3513 #define MC_CMD_HP_IN_OCSD_ADDR_HI_LEN 4
3514 #define MC_CMD_HP_IN_OCSD_ADDR_HI_LBN 64
3515 #define MC_CMD_HP_IN_OCSD_ADDR_HI_WIDTH 32
3516 /* The requested update interval, in seconds. (Or the sub-command if ADDR is
3517  * NULL.)
3518  */
3519 #define MC_CMD_HP_IN_OCSD_INTERVAL_OFST 12
3520 #define MC_CMD_HP_IN_OCSD_INTERVAL_LEN 4
3521
3522 /* MC_CMD_HP_OUT msgresponse */
3523 #define MC_CMD_HP_OUT_LEN 4
3524 #define MC_CMD_HP_OUT_OCSD_STATUS_OFST 0
3525 #define MC_CMD_HP_OUT_OCSD_STATUS_LEN 4
3526 /* enum: OCSD stopped for this card. */
3527 #define MC_CMD_HP_OUT_OCSD_STOPPED 0x1
3528 /* enum: OCSD was successfully started with the address provided. */
3529 #define MC_CMD_HP_OUT_OCSD_STARTED 0x2
3530 /* enum: OCSD was already started for this card. */
3531 #define MC_CMD_HP_OUT_OCSD_ALREADY_STARTED 0x3
3532
3533
3534 /***********************************/
3535 /* MC_CMD_STACKINFO
3536  * Get stack information.
3537  */
3538 #define MC_CMD_STACKINFO 0xf
3539 #define MC_CMD_STACKINFO_MSGSET 0xf
3540 #undef  MC_CMD_0xf_PRIVILEGE_CTG
3541
3542 #define MC_CMD_0xf_PRIVILEGE_CTG SRIOV_CTG_ADMIN
3543
3544 /* MC_CMD_STACKINFO_IN msgrequest */
3545 #define MC_CMD_STACKINFO_IN_LEN 0
3546
3547 /* MC_CMD_STACKINFO_OUT msgresponse */
3548 #define MC_CMD_STACKINFO_OUT_LENMIN 12
3549 #define MC_CMD_STACKINFO_OUT_LENMAX 252
3550 #define MC_CMD_STACKINFO_OUT_LENMAX_MCDI2 1020
3551 #define MC_CMD_STACKINFO_OUT_LEN(num) (0+12*(num))
3552 #define MC_CMD_STACKINFO_OUT_THREAD_INFO_NUM(len) (((len)-0)/12)
3553 /* (thread ptr, stack size, free space) for each thread in system */
3554 #define MC_CMD_STACKINFO_OUT_THREAD_INFO_OFST 0
3555 #define MC_CMD_STACKINFO_OUT_THREAD_INFO_LEN 12
3556 #define MC_CMD_STACKINFO_OUT_THREAD_INFO_MINNUM 1
3557 #define MC_CMD_STACKINFO_OUT_THREAD_INFO_MAXNUM 21
3558 #define MC_CMD_STACKINFO_OUT_THREAD_INFO_MAXNUM_MCDI2 85
3559
3560
3561 /***********************************/
3562 /* MC_CMD_MDIO_READ
3563  * MDIO register read.
3564  */
3565 #define MC_CMD_MDIO_READ 0x10
3566 #define MC_CMD_MDIO_READ_MSGSET 0x10
3567 #undef  MC_CMD_0x10_PRIVILEGE_CTG
3568
3569 #define MC_CMD_0x10_PRIVILEGE_CTG SRIOV_CTG_GENERAL
3570
3571 /* MC_CMD_MDIO_READ_IN msgrequest */
3572 #define MC_CMD_MDIO_READ_IN_LEN 16
3573 /* Bus number; there are two MDIO buses: one for the internal PHY, and one for
3574  * external devices.
3575  */
3576 #define MC_CMD_MDIO_READ_IN_BUS_OFST 0
3577 #define MC_CMD_MDIO_READ_IN_BUS_LEN 4
3578 /* enum: Internal. */
3579 #define MC_CMD_MDIO_BUS_INTERNAL 0x0
3580 /* enum: External. */
3581 #define MC_CMD_MDIO_BUS_EXTERNAL 0x1
3582 /* Port address */
3583 #define MC_CMD_MDIO_READ_IN_PRTAD_OFST 4
3584 #define MC_CMD_MDIO_READ_IN_PRTAD_LEN 4
3585 /* Device Address or clause 22. */
3586 #define MC_CMD_MDIO_READ_IN_DEVAD_OFST 8
3587 #define MC_CMD_MDIO_READ_IN_DEVAD_LEN 4
3588 /* enum: By default all the MCDI MDIO operations perform clause45 mode. If you
3589  * want to use clause22 then set DEVAD = MC_CMD_MDIO_CLAUSE22.
3590  */
3591 #define MC_CMD_MDIO_CLAUSE22 0x20
3592 /* Address */
3593 #define MC_CMD_MDIO_READ_IN_ADDR_OFST 12
3594 #define MC_CMD_MDIO_READ_IN_ADDR_LEN 4
3595
3596 /* MC_CMD_MDIO_READ_OUT msgresponse */
3597 #define MC_CMD_MDIO_READ_OUT_LEN 8
3598 /* Value */
3599 #define MC_CMD_MDIO_READ_OUT_VALUE_OFST 0
3600 #define MC_CMD_MDIO_READ_OUT_VALUE_LEN 4
3601 /* Status the MDIO commands return the raw status bits from the MDIO block. A
3602  * "good" transaction should have the DONE bit set and all other bits clear.
3603  */
3604 #define MC_CMD_MDIO_READ_OUT_STATUS_OFST 4
3605 #define MC_CMD_MDIO_READ_OUT_STATUS_LEN 4
3606 /* enum: Good. */
3607 #define MC_CMD_MDIO_STATUS_GOOD 0x8
3608
3609
3610 /***********************************/
3611 /* MC_CMD_MDIO_WRITE
3612  * MDIO register write.
3613  */
3614 #define MC_CMD_MDIO_WRITE 0x11
3615 #define MC_CMD_MDIO_WRITE_MSGSET 0x11
3616 #undef  MC_CMD_0x11_PRIVILEGE_CTG
3617
3618 #define MC_CMD_0x11_PRIVILEGE_CTG SRIOV_CTG_ADMIN
3619
3620 /* MC_CMD_MDIO_WRITE_IN msgrequest */
3621 #define MC_CMD_MDIO_WRITE_IN_LEN 20
3622 /* Bus number; there are two MDIO buses: one for the internal PHY, and one for
3623  * external devices.
3624  */
3625 #define MC_CMD_MDIO_WRITE_IN_BUS_OFST 0
3626 #define MC_CMD_MDIO_WRITE_IN_BUS_LEN 4
3627 /* enum: Internal. */
3628 /*               MC_CMD_MDIO_BUS_INTERNAL 0x0 */
3629 /* enum: External. */
3630 /*               MC_CMD_MDIO_BUS_EXTERNAL 0x1 */
3631 /* Port address */
3632 #define MC_CMD_MDIO_WRITE_IN_PRTAD_OFST 4
3633 #define MC_CMD_MDIO_WRITE_IN_PRTAD_LEN 4
3634 /* Device Address or clause 22. */
3635 #define MC_CMD_MDIO_WRITE_IN_DEVAD_OFST 8
3636 #define MC_CMD_MDIO_WRITE_IN_DEVAD_LEN 4
3637 /* enum: By default all the MCDI MDIO operations perform clause45 mode. If you
3638  * want to use clause22 then set DEVAD = MC_CMD_MDIO_CLAUSE22.
3639  */
3640 /*               MC_CMD_MDIO_CLAUSE22 0x20 */
3641 /* Address */
3642 #define MC_CMD_MDIO_WRITE_IN_ADDR_OFST 12
3643 #define MC_CMD_MDIO_WRITE_IN_ADDR_LEN 4
3644 /* Value */
3645 #define MC_CMD_MDIO_WRITE_IN_VALUE_OFST 16
3646 #define MC_CMD_MDIO_WRITE_IN_VALUE_LEN 4
3647
3648 /* MC_CMD_MDIO_WRITE_OUT msgresponse */
3649 #define MC_CMD_MDIO_WRITE_OUT_LEN 4
3650 /* Status; the MDIO commands return the raw status bits from the MDIO block. A
3651  * "good" transaction should have the DONE bit set and all other bits clear.
3652  */
3653 #define MC_CMD_MDIO_WRITE_OUT_STATUS_OFST 0
3654 #define MC_CMD_MDIO_WRITE_OUT_STATUS_LEN 4
3655 /* enum: Good. */
3656 /*               MC_CMD_MDIO_STATUS_GOOD 0x8 */
3657
3658
3659 /***********************************/
3660 /* MC_CMD_DBI_WRITE
3661  * Write DBI register(s).
3662  */
3663 #define MC_CMD_DBI_WRITE 0x12
3664 #define MC_CMD_DBI_WRITE_MSGSET 0x12
3665 #undef  MC_CMD_0x12_PRIVILEGE_CTG
3666
3667 #define MC_CMD_0x12_PRIVILEGE_CTG SRIOV_CTG_INSECURE
3668
3669 /* MC_CMD_DBI_WRITE_IN msgrequest */
3670 #define MC_CMD_DBI_WRITE_IN_LENMIN 12
3671 #define MC_CMD_DBI_WRITE_IN_LENMAX 252
3672 #define MC_CMD_DBI_WRITE_IN_LENMAX_MCDI2 1020
3673 #define MC_CMD_DBI_WRITE_IN_LEN(num) (0+12*(num))
3674 #define MC_CMD_DBI_WRITE_IN_DBIWROP_NUM(len) (((len)-0)/12)
3675 /* Each write op consists of an address (offset 0), byte enable/VF/CS2 (offset
3676  * 32) and value (offset 64). See MC_CMD_DBIWROP_TYPEDEF.
3677  */
3678 #define MC_CMD_DBI_WRITE_IN_DBIWROP_OFST 0
3679 #define MC_CMD_DBI_WRITE_IN_DBIWROP_LEN 12
3680 #define MC_CMD_DBI_WRITE_IN_DBIWROP_MINNUM 1
3681 #define MC_CMD_DBI_WRITE_IN_DBIWROP_MAXNUM 21
3682 #define MC_CMD_DBI_WRITE_IN_DBIWROP_MAXNUM_MCDI2 85
3683
3684 /* MC_CMD_DBI_WRITE_OUT msgresponse */
3685 #define MC_CMD_DBI_WRITE_OUT_LEN 0
3686
3687 /* MC_CMD_DBIWROP_TYPEDEF structuredef */
3688 #define MC_CMD_DBIWROP_TYPEDEF_LEN 12
3689 #define MC_CMD_DBIWROP_TYPEDEF_ADDRESS_OFST 0
3690 #define MC_CMD_DBIWROP_TYPEDEF_ADDRESS_LEN 4
3691 #define MC_CMD_DBIWROP_TYPEDEF_ADDRESS_LBN 0
3692 #define MC_CMD_DBIWROP_TYPEDEF_ADDRESS_WIDTH 32
3693 #define MC_CMD_DBIWROP_TYPEDEF_PARMS_OFST 4
3694 #define MC_CMD_DBIWROP_TYPEDEF_PARMS_LEN 4
3695 #define MC_CMD_DBIWROP_TYPEDEF_VF_NUM_OFST 4
3696 #define MC_CMD_DBIWROP_TYPEDEF_VF_NUM_LBN 16
3697 #define MC_CMD_DBIWROP_TYPEDEF_VF_NUM_WIDTH 16
3698 #define MC_CMD_DBIWROP_TYPEDEF_VF_ACTIVE_OFST 4
3699 #define MC_CMD_DBIWROP_TYPEDEF_VF_ACTIVE_LBN 15
3700 #define MC_CMD_DBIWROP_TYPEDEF_VF_ACTIVE_WIDTH 1
3701 #define MC_CMD_DBIWROP_TYPEDEF_CS2_OFST 4
3702 #define MC_CMD_DBIWROP_TYPEDEF_CS2_LBN 14
3703 #define MC_CMD_DBIWROP_TYPEDEF_CS2_WIDTH 1
3704 #define MC_CMD_DBIWROP_TYPEDEF_PARMS_LBN 32
3705 #define MC_CMD_DBIWROP_TYPEDEF_PARMS_WIDTH 32
3706 #define MC_CMD_DBIWROP_TYPEDEF_VALUE_OFST 8
3707 #define MC_CMD_DBIWROP_TYPEDEF_VALUE_LEN 4
3708 #define MC_CMD_DBIWROP_TYPEDEF_VALUE_LBN 64
3709 #define MC_CMD_DBIWROP_TYPEDEF_VALUE_WIDTH 32
3710
3711
3712 /***********************************/
3713 /* MC_CMD_PORT_READ32
3714  * Read a 32-bit register from the indirect port register map. The port to
3715  * access is implied by the Shared memory channel used.
3716  */
3717 #define MC_CMD_PORT_READ32 0x14
3718 #define MC_CMD_PORT_READ32_MSGSET 0x14
3719
3720 /* MC_CMD_PORT_READ32_IN msgrequest */
3721 #define MC_CMD_PORT_READ32_IN_LEN 4
3722 /* Address */
3723 #define MC_CMD_PORT_READ32_IN_ADDR_OFST 0
3724 #define MC_CMD_PORT_READ32_IN_ADDR_LEN 4
3725
3726 /* MC_CMD_PORT_READ32_OUT msgresponse */
3727 #define MC_CMD_PORT_READ32_OUT_LEN 8
3728 /* Value */
3729 #define MC_CMD_PORT_READ32_OUT_VALUE_OFST 0
3730 #define MC_CMD_PORT_READ32_OUT_VALUE_LEN 4
3731 /* Status */
3732 #define MC_CMD_PORT_READ32_OUT_STATUS_OFST 4
3733 #define MC_CMD_PORT_READ32_OUT_STATUS_LEN 4
3734
3735
3736 /***********************************/
3737 /* MC_CMD_PORT_WRITE32
3738  * Write a 32-bit register to the indirect port register map. The port to
3739  * access is implied by the Shared memory channel used.
3740  */
3741 #define MC_CMD_PORT_WRITE32 0x15
3742 #define MC_CMD_PORT_WRITE32_MSGSET 0x15
3743
3744 /* MC_CMD_PORT_WRITE32_IN msgrequest */
3745 #define MC_CMD_PORT_WRITE32_IN_LEN 8
3746 /* Address */
3747 #define MC_CMD_PORT_WRITE32_IN_ADDR_OFST 0
3748 #define MC_CMD_PORT_WRITE32_IN_ADDR_LEN 4
3749 /* Value */
3750 #define MC_CMD_PORT_WRITE32_IN_VALUE_OFST 4
3751 #define MC_CMD_PORT_WRITE32_IN_VALUE_LEN 4
3752
3753 /* MC_CMD_PORT_WRITE32_OUT msgresponse */
3754 #define MC_CMD_PORT_WRITE32_OUT_LEN 4
3755 /* Status */
3756 #define MC_CMD_PORT_WRITE32_OUT_STATUS_OFST 0
3757 #define MC_CMD_PORT_WRITE32_OUT_STATUS_LEN 4
3758
3759
3760 /***********************************/
3761 /* MC_CMD_PORT_READ128
3762  * Read a 128-bit register from the indirect port register map. The port to
3763  * access is implied by the Shared memory channel used.
3764  */
3765 #define MC_CMD_PORT_READ128 0x16
3766 #define MC_CMD_PORT_READ128_MSGSET 0x16
3767
3768 /* MC_CMD_PORT_READ128_IN msgrequest */
3769 #define MC_CMD_PORT_READ128_IN_LEN 4
3770 /* Address */
3771 #define MC_CMD_PORT_READ128_IN_ADDR_OFST 0
3772 #define MC_CMD_PORT_READ128_IN_ADDR_LEN 4
3773
3774 /* MC_CMD_PORT_READ128_OUT msgresponse */
3775 #define MC_CMD_PORT_READ128_OUT_LEN 20
3776 /* Value */
3777 #define MC_CMD_PORT_READ128_OUT_VALUE_OFST 0
3778 #define MC_CMD_PORT_READ128_OUT_VALUE_LEN 16
3779 /* Status */
3780 #define MC_CMD_PORT_READ128_OUT_STATUS_OFST 16
3781 #define MC_CMD_PORT_READ128_OUT_STATUS_LEN 4
3782
3783
3784 /***********************************/
3785 /* MC_CMD_PORT_WRITE128
3786  * Write a 128-bit register to the indirect port register map. The port to
3787  * access is implied by the Shared memory channel used.
3788  */
3789 #define MC_CMD_PORT_WRITE128 0x17
3790 #define MC_CMD_PORT_WRITE128_MSGSET 0x17
3791
3792 /* MC_CMD_PORT_WRITE128_IN msgrequest */
3793 #define MC_CMD_PORT_WRITE128_IN_LEN 20
3794 /* Address */
3795 #define MC_CMD_PORT_WRITE128_IN_ADDR_OFST 0
3796 #define MC_CMD_PORT_WRITE128_IN_ADDR_LEN 4
3797 /* Value */
3798 #define MC_CMD_PORT_WRITE128_IN_VALUE_OFST 4
3799 #define MC_CMD_PORT_WRITE128_IN_VALUE_LEN 16
3800
3801 /* MC_CMD_PORT_WRITE128_OUT msgresponse */
3802 #define MC_CMD_PORT_WRITE128_OUT_LEN 4
3803 /* Status */
3804 #define MC_CMD_PORT_WRITE128_OUT_STATUS_OFST 0
3805 #define MC_CMD_PORT_WRITE128_OUT_STATUS_LEN 4
3806
3807 /* MC_CMD_CAPABILITIES structuredef */
3808 #define MC_CMD_CAPABILITIES_LEN 4
3809 /* Small buf table. */
3810 #define MC_CMD_CAPABILITIES_SMALL_BUF_TBL_LBN 0
3811 #define MC_CMD_CAPABILITIES_SMALL_BUF_TBL_WIDTH 1
3812 /* Turbo mode (for Maranello). */
3813 #define MC_CMD_CAPABILITIES_TURBO_LBN 1
3814 #define MC_CMD_CAPABILITIES_TURBO_WIDTH 1
3815 /* Turbo mode active (for Maranello). */
3816 #define MC_CMD_CAPABILITIES_TURBO_ACTIVE_LBN 2
3817 #define MC_CMD_CAPABILITIES_TURBO_ACTIVE_WIDTH 1
3818 /* PTP offload. */
3819 #define MC_CMD_CAPABILITIES_PTP_LBN 3
3820 #define MC_CMD_CAPABILITIES_PTP_WIDTH 1
3821 /* AOE mode. */
3822 #define MC_CMD_CAPABILITIES_AOE_LBN 4
3823 #define MC_CMD_CAPABILITIES_AOE_WIDTH 1
3824 /* AOE mode active. */
3825 #define MC_CMD_CAPABILITIES_AOE_ACTIVE_LBN 5
3826 #define MC_CMD_CAPABILITIES_AOE_ACTIVE_WIDTH 1
3827 /* AOE mode active. */
3828 #define MC_CMD_CAPABILITIES_FC_ACTIVE_LBN 6
3829 #define MC_CMD_CAPABILITIES_FC_ACTIVE_WIDTH 1
3830 #define MC_CMD_CAPABILITIES_RESERVED_LBN 7
3831 #define MC_CMD_CAPABILITIES_RESERVED_WIDTH 25
3832
3833
3834 /***********************************/
3835 /* MC_CMD_GET_BOARD_CFG
3836  * Returns the MC firmware configuration structure.
3837  */
3838 #define MC_CMD_GET_BOARD_CFG 0x18
3839 #define MC_CMD_GET_BOARD_CFG_MSGSET 0x18
3840 #undef  MC_CMD_0x18_PRIVILEGE_CTG
3841
3842 #define MC_CMD_0x18_PRIVILEGE_CTG SRIOV_CTG_GENERAL
3843
3844 /* MC_CMD_GET_BOARD_CFG_IN msgrequest */
3845 #define MC_CMD_GET_BOARD_CFG_IN_LEN 0
3846
3847 /* MC_CMD_GET_BOARD_CFG_OUT msgresponse */
3848 #define MC_CMD_GET_BOARD_CFG_OUT_LENMIN 96
3849 #define MC_CMD_GET_BOARD_CFG_OUT_LENMAX 136
3850 #define MC_CMD_GET_BOARD_CFG_OUT_LENMAX_MCDI2 136
3851 #define MC_CMD_GET_BOARD_CFG_OUT_LEN(num) (72+2*(num))
3852 #define MC_CMD_GET_BOARD_CFG_OUT_FW_SUBTYPE_LIST_NUM(len) (((len)-72)/2)
3853 #define MC_CMD_GET_BOARD_CFG_OUT_BOARD_TYPE_OFST 0
3854 #define MC_CMD_GET_BOARD_CFG_OUT_BOARD_TYPE_LEN 4
3855 #define MC_CMD_GET_BOARD_CFG_OUT_BOARD_NAME_OFST 4
3856 #define MC_CMD_GET_BOARD_CFG_OUT_BOARD_NAME_LEN 32
3857 /* Capabilities for Siena Port0 (see struct MC_CMD_CAPABILITIES). Unused on
3858  * EF10 and later (use MC_CMD_GET_CAPABILITIES).
3859  */
3860 #define MC_CMD_GET_BOARD_CFG_OUT_CAPABILITIES_PORT0_OFST 36
3861 #define MC_CMD_GET_BOARD_CFG_OUT_CAPABILITIES_PORT0_LEN 4
3862 /* Capabilities for Siena Port1 (see struct MC_CMD_CAPABILITIES). Unused on
3863  * EF10 and later (use MC_CMD_GET_CAPABILITIES).
3864  */
3865 #define MC_CMD_GET_BOARD_CFG_OUT_CAPABILITIES_PORT1_OFST 40
3866 #define MC_CMD_GET_BOARD_CFG_OUT_CAPABILITIES_PORT1_LEN 4
3867 /* Base MAC address for Siena Port0. Unused on EF10 and later (use
3868  * MC_CMD_GET_MAC_ADDRESSES).
3869  */
3870 #define MC_CMD_GET_BOARD_CFG_OUT_MAC_ADDR_BASE_PORT0_OFST 44
3871 #define MC_CMD_GET_BOARD_CFG_OUT_MAC_ADDR_BASE_PORT0_LEN 6
3872 /* Base MAC address for Siena Port1. Unused on EF10 and later (use
3873  * MC_CMD_GET_MAC_ADDRESSES).
3874  */
3875 #define MC_CMD_GET_BOARD_CFG_OUT_MAC_ADDR_BASE_PORT1_OFST 50
3876 #define MC_CMD_GET_BOARD_CFG_OUT_MAC_ADDR_BASE_PORT1_LEN 6
3877 /* Size of MAC address pool for Siena Port0. Unused on EF10 and later (use
3878  * MC_CMD_GET_MAC_ADDRESSES).
3879  */
3880 #define MC_CMD_GET_BOARD_CFG_OUT_MAC_COUNT_PORT0_OFST 56
3881 #define MC_CMD_GET_BOARD_CFG_OUT_MAC_COUNT_PORT0_LEN 4
3882 /* Size of MAC address pool for Siena Port1. Unused on EF10 and later (use
3883  * MC_CMD_GET_MAC_ADDRESSES).
3884  */
3885 #define MC_CMD_GET_BOARD_CFG_OUT_MAC_COUNT_PORT1_OFST 60
3886 #define MC_CMD_GET_BOARD_CFG_OUT_MAC_COUNT_PORT1_LEN 4
3887 /* Increment between addresses in MAC address pool for Siena Port0. Unused on
3888  * EF10 and later (use MC_CMD_GET_MAC_ADDRESSES).
3889  */
3890 #define MC_CMD_GET_BOARD_CFG_OUT_MAC_STRIDE_PORT0_OFST 64
3891 #define MC_CMD_GET_BOARD_CFG_OUT_MAC_STRIDE_PORT0_LEN 4
3892 /* Increment between addresses in MAC address pool for Siena Port1. Unused on
3893  * EF10 and later (use MC_CMD_GET_MAC_ADDRESSES).
3894  */
3895 #define MC_CMD_GET_BOARD_CFG_OUT_MAC_STRIDE_PORT1_OFST 68
3896 #define MC_CMD_GET_BOARD_CFG_OUT_MAC_STRIDE_PORT1_LEN 4
3897 /* Siena only. This field contains a 16-bit value for each of the types of
3898  * NVRAM area. The values are defined in the firmware/mc/platform/.c file for a
3899  * specific board type, but otherwise have no meaning to the MC; they are used
3900  * by the driver to manage selection of appropriate firmware updates. Unused on
3901  * EF10 and later (use MC_CMD_NVRAM_METADATA).
3902  */
3903 #define MC_CMD_GET_BOARD_CFG_OUT_FW_SUBTYPE_LIST_OFST 72
3904 #define MC_CMD_GET_BOARD_CFG_OUT_FW_SUBTYPE_LIST_LEN 2
3905 #define MC_CMD_GET_BOARD_CFG_OUT_FW_SUBTYPE_LIST_MINNUM 12
3906 #define MC_CMD_GET_BOARD_CFG_OUT_FW_SUBTYPE_LIST_MAXNUM 32
3907 #define MC_CMD_GET_BOARD_CFG_OUT_FW_SUBTYPE_LIST_MAXNUM_MCDI2 32
3908
3909
3910 /***********************************/
3911 /* MC_CMD_DBI_READX
3912  * Read DBI register(s) -- extended functionality
3913  */
3914 #define MC_CMD_DBI_READX 0x19
3915 #define MC_CMD_DBI_READX_MSGSET 0x19
3916 #undef  MC_CMD_0x19_PRIVILEGE_CTG
3917
3918 #define MC_CMD_0x19_PRIVILEGE_CTG SRIOV_CTG_INSECURE
3919
3920 /* MC_CMD_DBI_READX_IN msgrequest */
3921 #define MC_CMD_DBI_READX_IN_LENMIN 8
3922 #define MC_CMD_DBI_READX_IN_LENMAX 248
3923 #define MC_CMD_DBI_READX_IN_LENMAX_MCDI2 1016
3924 #define MC_CMD_DBI_READX_IN_LEN(num) (0+8*(num))
3925 #define MC_CMD_DBI_READX_IN_DBIRDOP_NUM(len) (((len)-0)/8)
3926 /* Each Read op consists of an address (offset 0), VF/CS2) */
3927 #define MC_CMD_DBI_READX_IN_DBIRDOP_OFST 0
3928 #define MC_CMD_DBI_READX_IN_DBIRDOP_LEN 8
3929 #define MC_CMD_DBI_READX_IN_DBIRDOP_LO_OFST 0
3930 #define MC_CMD_DBI_READX_IN_DBIRDOP_LO_LEN 4
3931 #define MC_CMD_DBI_READX_IN_DBIRDOP_LO_LBN 0
3932 #define MC_CMD_DBI_READX_IN_DBIRDOP_LO_WIDTH 32
3933 #define MC_CMD_DBI_READX_IN_DBIRDOP_HI_OFST 4
3934 #define MC_CMD_DBI_READX_IN_DBIRDOP_HI_LEN 4
3935 #define MC_CMD_DBI_READX_IN_DBIRDOP_HI_LBN 32
3936 #define MC_CMD_DBI_READX_IN_DBIRDOP_HI_WIDTH 32
3937 #define MC_CMD_DBI_READX_IN_DBIRDOP_MINNUM 1
3938 #define MC_CMD_DBI_READX_IN_DBIRDOP_MAXNUM 31
3939 #define MC_CMD_DBI_READX_IN_DBIRDOP_MAXNUM_MCDI2 127
3940
3941 /* MC_CMD_DBI_READX_OUT msgresponse */
3942 #define MC_CMD_DBI_READX_OUT_LENMIN 4
3943 #define MC_CMD_DBI_READX_OUT_LENMAX 252
3944 #define MC_CMD_DBI_READX_OUT_LENMAX_MCDI2 1020
3945 #define MC_CMD_DBI_READX_OUT_LEN(num) (0+4*(num))
3946 #define MC_CMD_DBI_READX_OUT_VALUE_NUM(len) (((len)-0)/4)
3947 /* Value */
3948 #define MC_CMD_DBI_READX_OUT_VALUE_OFST 0
3949 #define MC_CMD_DBI_READX_OUT_VALUE_LEN 4
3950 #define MC_CMD_DBI_READX_OUT_VALUE_MINNUM 1
3951 #define MC_CMD_DBI_READX_OUT_VALUE_MAXNUM 63
3952 #define MC_CMD_DBI_READX_OUT_VALUE_MAXNUM_MCDI2 255
3953
3954 /* MC_CMD_DBIRDOP_TYPEDEF structuredef */
3955 #define MC_CMD_DBIRDOP_TYPEDEF_LEN 8
3956 #define MC_CMD_DBIRDOP_TYPEDEF_ADDRESS_OFST 0
3957 #define MC_CMD_DBIRDOP_TYPEDEF_ADDRESS_LEN 4
3958 #define MC_CMD_DBIRDOP_TYPEDEF_ADDRESS_LBN 0
3959 #define MC_CMD_DBIRDOP_TYPEDEF_ADDRESS_WIDTH 32
3960 #define MC_CMD_DBIRDOP_TYPEDEF_PARMS_OFST 4
3961 #define MC_CMD_DBIRDOP_TYPEDEF_PARMS_LEN 4
3962 #define MC_CMD_DBIRDOP_TYPEDEF_VF_NUM_OFST 4
3963 #define MC_CMD_DBIRDOP_TYPEDEF_VF_NUM_LBN 16
3964 #define MC_CMD_DBIRDOP_TYPEDEF_VF_NUM_WIDTH 16
3965 #define MC_CMD_DBIRDOP_TYPEDEF_VF_ACTIVE_OFST 4
3966 #define MC_CMD_DBIRDOP_TYPEDEF_VF_ACTIVE_LBN 15
3967 #define MC_CMD_DBIRDOP_TYPEDEF_VF_ACTIVE_WIDTH 1
3968 #define MC_CMD_DBIRDOP_TYPEDEF_CS2_OFST 4
3969 #define MC_CMD_DBIRDOP_TYPEDEF_CS2_LBN 14
3970 #define MC_CMD_DBIRDOP_TYPEDEF_CS2_WIDTH 1
3971 #define MC_CMD_DBIRDOP_TYPEDEF_PARMS_LBN 32
3972 #define MC_CMD_DBIRDOP_TYPEDEF_PARMS_WIDTH 32
3973
3974
3975 /***********************************/
3976 /* MC_CMD_SET_RAND_SEED
3977  * Set the 16byte seed for the MC pseudo-random generator.
3978  */
3979 #define MC_CMD_SET_RAND_SEED 0x1a
3980 #define MC_CMD_SET_RAND_SEED_MSGSET 0x1a
3981 #undef  MC_CMD_0x1a_PRIVILEGE_CTG
3982
3983 #define MC_CMD_0x1a_PRIVILEGE_CTG SRIOV_CTG_INSECURE
3984
3985 /* MC_CMD_SET_RAND_SEED_IN msgrequest */
3986 #define MC_CMD_SET_RAND_SEED_IN_LEN 16
3987 /* Seed value. */
3988 #define MC_CMD_SET_RAND_SEED_IN_SEED_OFST 0
3989 #define MC_CMD_SET_RAND_SEED_IN_SEED_LEN 16
3990
3991 /* MC_CMD_SET_RAND_SEED_OUT msgresponse */
3992 #define MC_CMD_SET_RAND_SEED_OUT_LEN 0
3993
3994
3995 /***********************************/
3996 /* MC_CMD_LTSSM_HIST
3997  * Retrieve the history of the LTSSM, if the build supports it.
3998  */
3999 #define MC_CMD_LTSSM_HIST 0x1b
4000 #define MC_CMD_LTSSM_HIST_MSGSET 0x1b
4001
4002 /* MC_CMD_LTSSM_HIST_IN msgrequest */
4003 #define MC_CMD_LTSSM_HIST_IN_LEN 0
4004
4005 /* MC_CMD_LTSSM_HIST_OUT msgresponse */
4006 #define MC_CMD_LTSSM_HIST_OUT_LENMIN 0
4007 #define MC_CMD_LTSSM_HIST_OUT_LENMAX 252
4008 #define MC_CMD_LTSSM_HIST_OUT_LENMAX_MCDI2 1020
4009 #define MC_CMD_LTSSM_HIST_OUT_LEN(num) (0+4*(num))
4010 #define MC_CMD_LTSSM_HIST_OUT_DATA_NUM(len) (((len)-0)/4)
4011 /* variable number of LTSSM values, as bytes. The history is read-to-clear. */
4012 #define MC_CMD_LTSSM_HIST_OUT_DATA_OFST 0
4013 #define MC_CMD_LTSSM_HIST_OUT_DATA_LEN 4
4014 #define MC_CMD_LTSSM_HIST_OUT_DATA_MINNUM 0
4015 #define MC_CMD_LTSSM_HIST_OUT_DATA_MAXNUM 63
4016 #define MC_CMD_LTSSM_HIST_OUT_DATA_MAXNUM_MCDI2 255
4017
4018
4019 /***********************************/
4020 /* MC_CMD_DRV_ATTACH
4021  * Inform MCPU that this port is managed on the host (i.e. driver active). For
4022  * Huntington, also request the preferred datapath firmware to use if possible
4023  * (it may not be possible for this request to be fulfilled; the driver must
4024  * issue a subsequent MC_CMD_GET_CAPABILITIES command to determine which
4025  * features are actually available). The FIRMWARE_ID field is ignored by older
4026  * platforms.
4027  */
4028 #define MC_CMD_DRV_ATTACH 0x1c
4029 #define MC_CMD_DRV_ATTACH_MSGSET 0x1c
4030 #undef  MC_CMD_0x1c_PRIVILEGE_CTG
4031
4032 #define MC_CMD_0x1c_PRIVILEGE_CTG SRIOV_CTG_GENERAL
4033
4034 /* MC_CMD_DRV_ATTACH_IN msgrequest */
4035 #define MC_CMD_DRV_ATTACH_IN_LEN 12
4036 /* new state to set if UPDATE=1 */
4037 #define MC_CMD_DRV_ATTACH_IN_NEW_STATE_OFST 0
4038 #define MC_CMD_DRV_ATTACH_IN_NEW_STATE_LEN 4
4039 #define MC_CMD_DRV_ATTACH_OFST 0
4040 #define MC_CMD_DRV_ATTACH_LBN 0
4041 #define MC_CMD_DRV_ATTACH_WIDTH 1
4042 #define MC_CMD_DRV_ATTACH_IN_ATTACH_OFST 0
4043 #define MC_CMD_DRV_ATTACH_IN_ATTACH_LBN 0
4044 #define MC_CMD_DRV_ATTACH_IN_ATTACH_WIDTH 1
4045 #define MC_CMD_DRV_PREBOOT_OFST 0
4046 #define MC_CMD_DRV_PREBOOT_LBN 1
4047 #define MC_CMD_DRV_PREBOOT_WIDTH 1
4048 #define MC_CMD_DRV_ATTACH_IN_PREBOOT_OFST 0
4049 #define MC_CMD_DRV_ATTACH_IN_PREBOOT_LBN 1
4050 #define MC_CMD_DRV_ATTACH_IN_PREBOOT_WIDTH 1
4051 #define MC_CMD_DRV_ATTACH_IN_SUBVARIANT_AWARE_OFST 0
4052 #define MC_CMD_DRV_ATTACH_IN_SUBVARIANT_AWARE_LBN 2
4053 #define MC_CMD_DRV_ATTACH_IN_SUBVARIANT_AWARE_WIDTH 1
4054 #define MC_CMD_DRV_ATTACH_IN_WANT_VI_SPREADING_OFST 0
4055 #define MC_CMD_DRV_ATTACH_IN_WANT_VI_SPREADING_LBN 3
4056 #define MC_CMD_DRV_ATTACH_IN_WANT_VI_SPREADING_WIDTH 1
4057 #define MC_CMD_DRV_ATTACH_IN_WANT_V2_LINKCHANGES_OFST 0
4058 #define MC_CMD_DRV_ATTACH_IN_WANT_V2_LINKCHANGES_LBN 4
4059 #define MC_CMD_DRV_ATTACH_IN_WANT_V2_LINKCHANGES_WIDTH 1
4060 #define MC_CMD_DRV_ATTACH_IN_WANT_RX_VI_SPREADING_INHIBIT_OFST 0
4061 #define MC_CMD_DRV_ATTACH_IN_WANT_RX_VI_SPREADING_INHIBIT_LBN 5
4062 #define MC_CMD_DRV_ATTACH_IN_WANT_RX_VI_SPREADING_INHIBIT_WIDTH 1
4063 #define MC_CMD_DRV_ATTACH_IN_WANT_TX_ONLY_SPREADING_OFST 0
4064 #define MC_CMD_DRV_ATTACH_IN_WANT_TX_ONLY_SPREADING_LBN 5
4065 #define MC_CMD_DRV_ATTACH_IN_WANT_TX_ONLY_SPREADING_WIDTH 1
4066 /* 1 to set new state, or 0 to just report the existing state */
4067 #define MC_CMD_DRV_ATTACH_IN_UPDATE_OFST 4
4068 #define MC_CMD_DRV_ATTACH_IN_UPDATE_LEN 4
4069 /* preferred datapath firmware (for Huntington; ignored for Siena) */
4070 #define MC_CMD_DRV_ATTACH_IN_FIRMWARE_ID_OFST 8
4071 #define MC_CMD_DRV_ATTACH_IN_FIRMWARE_ID_LEN 4
4072 /* enum: Prefer to use full featured firmware */
4073 #define MC_CMD_FW_FULL_FEATURED 0x0
4074 /* enum: Prefer to use firmware with fewer features but lower latency */
4075 #define MC_CMD_FW_LOW_LATENCY 0x1
4076 /* enum: Prefer to use firmware for SolarCapture packed stream mode */
4077 #define MC_CMD_FW_PACKED_STREAM 0x2
4078 /* enum: Prefer to use firmware with fewer features and simpler TX event
4079  * batching but higher TX packet rate
4080  */
4081 #define MC_CMD_FW_HIGH_TX_RATE 0x3
4082 /* enum: Reserved value */
4083 #define MC_CMD_FW_PACKED_STREAM_HASH_MODE_1 0x4
4084 /* enum: Prefer to use firmware with additional "rules engine" filtering
4085  * support
4086  */
4087 #define MC_CMD_FW_RULES_ENGINE 0x5
4088 /* enum: Prefer to use firmware with additional DPDK support */
4089 #define MC_CMD_FW_DPDK 0x6
4090 /* enum: Prefer to use "l3xudp" custom datapath firmware (see SF-119495-PD and
4091  * bug69716)
4092  */
4093 #define MC_CMD_FW_L3XUDP 0x7
4094 /* enum: Requests that the MC keep whatever datapath firmware is currently
4095  * running. It's used for test purposes, where we want to be able to shmboot
4096  * special test firmware variants. This option is only recognised in eftest
4097  * (i.e. non-production) builds.
4098  */
4099 #define MC_CMD_FW_KEEP_CURRENT_EFTEST_ONLY 0xfffffffe
4100 /* enum: Only this option is allowed for non-admin functions */
4101 #define MC_CMD_FW_DONT_CARE 0xffffffff
4102
4103 /* MC_CMD_DRV_ATTACH_IN_V2 msgrequest: Updated DRV_ATTACH to include driver
4104  * version
4105  */
4106 #define MC_CMD_DRV_ATTACH_IN_V2_LEN 32
4107 /* new state to set if UPDATE=1 */
4108 #define MC_CMD_DRV_ATTACH_IN_V2_NEW_STATE_OFST 0
4109 #define MC_CMD_DRV_ATTACH_IN_V2_NEW_STATE_LEN 4
4110 /*             MC_CMD_DRV_ATTACH_OFST 0 */
4111 /*             MC_CMD_DRV_ATTACH_LBN 0 */
4112 /*             MC_CMD_DRV_ATTACH_WIDTH 1 */
4113 #define MC_CMD_DRV_ATTACH_IN_V2_ATTACH_OFST 0
4114 #define MC_CMD_DRV_ATTACH_IN_V2_ATTACH_LBN 0
4115 #define MC_CMD_DRV_ATTACH_IN_V2_ATTACH_WIDTH 1
4116 /*             MC_CMD_DRV_PREBOOT_OFST 0 */
4117 /*             MC_CMD_DRV_PREBOOT_LBN 1 */
4118 /*             MC_CMD_DRV_PREBOOT_WIDTH 1 */
4119 #define MC_CMD_DRV_ATTACH_IN_V2_PREBOOT_OFST 0
4120 #define MC_CMD_DRV_ATTACH_IN_V2_PREBOOT_LBN 1
4121 #define MC_CMD_DRV_ATTACH_IN_V2_PREBOOT_WIDTH 1
4122 #define MC_CMD_DRV_ATTACH_IN_V2_SUBVARIANT_AWARE_OFST 0
4123 #define MC_CMD_DRV_ATTACH_IN_V2_SUBVARIANT_AWARE_LBN 2
4124 #define MC_CMD_DRV_ATTACH_IN_V2_SUBVARIANT_AWARE_WIDTH 1
4125 #define MC_CMD_DRV_ATTACH_IN_V2_WANT_VI_SPREADING_OFST 0
4126 #define MC_CMD_DRV_ATTACH_IN_V2_WANT_VI_SPREADING_LBN 3
4127 #define MC_CMD_DRV_ATTACH_IN_V2_WANT_VI_SPREADING_WIDTH 1
4128 #define MC_CMD_DRV_ATTACH_IN_V2_WANT_V2_LINKCHANGES_OFST 0
4129 #define MC_CMD_DRV_ATTACH_IN_V2_WANT_V2_LINKCHANGES_LBN 4
4130 #define MC_CMD_DRV_ATTACH_IN_V2_WANT_V2_LINKCHANGES_WIDTH 1
4131 #define MC_CMD_DRV_ATTACH_IN_V2_WANT_RX_VI_SPREADING_INHIBIT_OFST 0
4132 #define MC_CMD_DRV_ATTACH_IN_V2_WANT_RX_VI_SPREADING_INHIBIT_LBN 5
4133 #define MC_CMD_DRV_ATTACH_IN_V2_WANT_RX_VI_SPREADING_INHIBIT_WIDTH 1
4134 #define MC_CMD_DRV_ATTACH_IN_V2_WANT_TX_ONLY_SPREADING_OFST 0
4135 #define MC_CMD_DRV_ATTACH_IN_V2_WANT_TX_ONLY_SPREADING_LBN 5
4136 #define MC_CMD_DRV_ATTACH_IN_V2_WANT_TX_ONLY_SPREADING_WIDTH 1
4137 /* 1 to set new state, or 0 to just report the existing state */
4138 #define MC_CMD_DRV_ATTACH_IN_V2_UPDATE_OFST 4
4139 #define MC_CMD_DRV_ATTACH_IN_V2_UPDATE_LEN 4
4140 /* preferred datapath firmware (for Huntington; ignored for Siena) */
4141 #define MC_CMD_DRV_ATTACH_IN_V2_FIRMWARE_ID_OFST 8
4142 #define MC_CMD_DRV_ATTACH_IN_V2_FIRMWARE_ID_LEN 4
4143 /* enum: Prefer to use full featured firmware */
4144 /*               MC_CMD_FW_FULL_FEATURED 0x0 */
4145 /* enum: Prefer to use firmware with fewer features but lower latency */
4146 /*               MC_CMD_FW_LOW_LATENCY 0x1 */
4147 /* enum: Prefer to use firmware for SolarCapture packed stream mode */
4148 /*               MC_CMD_FW_PACKED_STREAM 0x2 */
4149 /* enum: Prefer to use firmware with fewer features and simpler TX event
4150  * batching but higher TX packet rate
4151  */
4152 /*               MC_CMD_FW_HIGH_TX_RATE 0x3 */
4153 /* enum: Reserved value */
4154 /*               MC_CMD_FW_PACKED_STREAM_HASH_MODE_1 0x4 */
4155 /* enum: Prefer to use firmware with additional "rules engine" filtering
4156  * support
4157  */
4158 /*               MC_CMD_FW_RULES_ENGINE 0x5 */
4159 /* enum: Prefer to use firmware with additional DPDK support */
4160 /*               MC_CMD_FW_DPDK 0x6 */
4161 /* enum: Prefer to use "l3xudp" custom datapath firmware (see SF-119495-PD and
4162  * bug69716)
4163  */
4164 /*               MC_CMD_FW_L3XUDP 0x7 */
4165 /* enum: Requests that the MC keep whatever datapath firmware is currently
4166  * running. It's used for test purposes, where we want to be able to shmboot
4167  * special test firmware variants. This option is only recognised in eftest
4168  * (i.e. non-production) builds.
4169  */
4170 /*               MC_CMD_FW_KEEP_CURRENT_EFTEST_ONLY 0xfffffffe */
4171 /* enum: Only this option is allowed for non-admin functions */
4172 /*               MC_CMD_FW_DONT_CARE 0xffffffff */
4173 /* Version of the driver to be reported by management protocols (e.g. NC-SI)
4174  * handled by the NIC. This is a zero-terminated ASCII string.
4175  */
4176 #define MC_CMD_DRV_ATTACH_IN_V2_DRIVER_VERSION_OFST 12
4177 #define MC_CMD_DRV_ATTACH_IN_V2_DRIVER_VERSION_LEN 20
4178
4179 /* MC_CMD_DRV_ATTACH_OUT msgresponse */
4180 #define MC_CMD_DRV_ATTACH_OUT_LEN 4
4181 /* previous or existing state, see the bitmask at NEW_STATE */
4182 #define MC_CMD_DRV_ATTACH_OUT_OLD_STATE_OFST 0
4183 #define MC_CMD_DRV_ATTACH_OUT_OLD_STATE_LEN 4
4184
4185 /* MC_CMD_DRV_ATTACH_EXT_OUT msgresponse */
4186 #define MC_CMD_DRV_ATTACH_EXT_OUT_LEN 8
4187 /* previous or existing state, see the bitmask at NEW_STATE */
4188 #define MC_CMD_DRV_ATTACH_EXT_OUT_OLD_STATE_OFST 0
4189 #define MC_CMD_DRV_ATTACH_EXT_OUT_OLD_STATE_LEN 4
4190 /* Flags associated with this function */
4191 #define MC_CMD_DRV_ATTACH_EXT_OUT_FUNC_FLAGS_OFST 4
4192 #define MC_CMD_DRV_ATTACH_EXT_OUT_FUNC_FLAGS_LEN 4
4193 /* enum: Labels the lowest-numbered function visible to the OS */
4194 #define MC_CMD_DRV_ATTACH_EXT_OUT_FLAG_PRIMARY 0x0
4195 /* enum: The function can control the link state of the physical port it is
4196  * bound to.
4197  */
4198 #define MC_CMD_DRV_ATTACH_EXT_OUT_FLAG_LINKCTRL 0x1
4199 /* enum: The function can perform privileged operations */
4200 #define MC_CMD_DRV_ATTACH_EXT_OUT_FLAG_TRUSTED 0x2
4201 /* enum: The function does not have an active port associated with it. The port
4202  * refers to the Sorrento external FPGA port.
4203  */
4204 #define MC_CMD_DRV_ATTACH_EXT_OUT_FLAG_NO_ACTIVE_PORT 0x3
4205 /* enum: If set, indicates that VI spreading is currently enabled. Will always
4206  * indicate the current state, regardless of the value in the WANT_VI_SPREADING
4207  * input.
4208  */
4209 #define MC_CMD_DRV_ATTACH_EXT_OUT_FLAG_VI_SPREADING_ENABLED 0x4
4210 /* enum: Used during development only. Should no longer be used. */
4211 #define MC_CMD_DRV_ATTACH_EXT_OUT_FLAG_RX_VI_SPREADING_INHIBITED 0x5
4212 /* enum: If set, indicates that TX only spreading is enabled. Even-numbered
4213  * TXQs will use one engine, and odd-numbered TXQs will use the other. This
4214  * also has the effect that only even-numbered RXQs will receive traffic.
4215  */
4216 #define MC_CMD_DRV_ATTACH_EXT_OUT_FLAG_TX_ONLY_VI_SPREADING_ENABLED 0x5
4217
4218
4219 /***********************************/
4220 /* MC_CMD_SHMUART
4221  * Route UART output to circular buffer in shared memory instead.
4222  */
4223 #define MC_CMD_SHMUART 0x1f
4224 #define MC_CMD_SHMUART_MSGSET 0x1f
4225
4226 /* MC_CMD_SHMUART_IN msgrequest */
4227 #define MC_CMD_SHMUART_IN_LEN 4
4228 /* ??? */
4229 #define MC_CMD_SHMUART_IN_FLAG_OFST 0
4230 #define MC_CMD_SHMUART_IN_FLAG_LEN 4
4231
4232 /* MC_CMD_SHMUART_OUT msgresponse */
4233 #define MC_CMD_SHMUART_OUT_LEN 0
4234
4235
4236 /***********************************/
4237 /* MC_CMD_PORT_RESET
4238  * Generic per-port reset. There is no equivalent for per-board reset. Locks
4239  * required: None; Return code: 0, ETIME. NOTE: This command is deprecated -
4240  * use MC_CMD_ENTITY_RESET instead.
4241  */
4242 #define MC_CMD_PORT_RESET 0x20
4243 #define MC_CMD_PORT_RESET_MSGSET 0x20
4244 #undef  MC_CMD_0x20_PRIVILEGE_CTG
4245
4246 #define MC_CMD_0x20_PRIVILEGE_CTG SRIOV_CTG_GENERAL
4247
4248 /* MC_CMD_PORT_RESET_IN msgrequest */
4249 #define MC_CMD_PORT_RESET_IN_LEN 0
4250
4251 /* MC_CMD_PORT_RESET_OUT msgresponse */
4252 #define MC_CMD_PORT_RESET_OUT_LEN 0
4253
4254
4255 /***********************************/
4256 /* MC_CMD_ENTITY_RESET
4257  * Generic per-resource reset. There is no equivalent for per-board reset.
4258  * Locks required: None; Return code: 0, ETIME. NOTE: This command is an
4259  * extended version of the deprecated MC_CMD_PORT_RESET with added fields.
4260  */
4261 #define MC_CMD_ENTITY_RESET 0x20
4262 #define MC_CMD_ENTITY_RESET_MSGSET 0x20
4263 /*      MC_CMD_0x20_PRIVILEGE_CTG SRIOV_CTG_GENERAL */
4264
4265 /* MC_CMD_ENTITY_RESET_IN msgrequest */
4266 #define MC_CMD_ENTITY_RESET_IN_LEN 4
4267 /* Optional flags field. Omitting this will perform a "legacy" reset action
4268  * (TBD).
4269  */
4270 #define MC_CMD_ENTITY_RESET_IN_FLAG_OFST 0
4271 #define MC_CMD_ENTITY_RESET_IN_FLAG_LEN 4
4272 #define MC_CMD_ENTITY_RESET_IN_FUNCTION_RESOURCE_RESET_OFST 0
4273 #define MC_CMD_ENTITY_RESET_IN_FUNCTION_RESOURCE_RESET_LBN 0
4274 #define MC_CMD_ENTITY_RESET_IN_FUNCTION_RESOURCE_RESET_WIDTH 1
4275
4276 /* MC_CMD_ENTITY_RESET_OUT msgresponse */
4277 #define MC_CMD_ENTITY_RESET_OUT_LEN 0
4278
4279
4280 /***********************************/
4281 /* MC_CMD_PCIE_CREDITS
4282  * Read instantaneous and minimum flow control thresholds.
4283  */
4284 #define MC_CMD_PCIE_CREDITS 0x21
4285 #define MC_CMD_PCIE_CREDITS_MSGSET 0x21
4286
4287 /* MC_CMD_PCIE_CREDITS_IN msgrequest */
4288 #define MC_CMD_PCIE_CREDITS_IN_LEN 8
4289 /* poll period. 0 is disabled */
4290 #define MC_CMD_PCIE_CREDITS_IN_POLL_PERIOD_OFST 0
4291 #define MC_CMD_PCIE_CREDITS_IN_POLL_PERIOD_LEN 4
4292 /* wipe statistics */
4293 #define MC_CMD_PCIE_CREDITS_IN_WIPE_OFST 4
4294 #define MC_CMD_PCIE_CREDITS_IN_WIPE_LEN 4
4295
4296 /* MC_CMD_PCIE_CREDITS_OUT msgresponse */
4297 #define MC_CMD_PCIE_CREDITS_OUT_LEN 16
4298 #define MC_CMD_PCIE_CREDITS_OUT_CURRENT_P_HDR_OFST 0
4299 #define MC_CMD_PCIE_CREDITS_OUT_CURRENT_P_HDR_LEN 2
4300 #define MC_CMD_PCIE_CREDITS_OUT_CURRENT_P_DATA_OFST 2
4301 #define MC_CMD_PCIE_CREDITS_OUT_CURRENT_P_DATA_LEN 2
4302 #define MC_CMD_PCIE_CREDITS_OUT_CURRENT_NP_HDR_OFST 4
4303 #define MC_CMD_PCIE_CREDITS_OUT_CURRENT_NP_HDR_LEN 2
4304 #define MC_CMD_PCIE_CREDITS_OUT_CURRENT_NP_DATA_OFST 6
4305 #define MC_CMD_PCIE_CREDITS_OUT_CURRENT_NP_DATA_LEN 2
4306 #define MC_CMD_PCIE_CREDITS_OUT_MINIMUM_P_HDR_OFST 8
4307 #define MC_CMD_PCIE_CREDITS_OUT_MINIMUM_P_HDR_LEN 2
4308 #define MC_CMD_PCIE_CREDITS_OUT_MINIMUM_P_DATA_OFST 10
4309 #define MC_CMD_PCIE_CREDITS_OUT_MINIMUM_P_DATA_LEN 2
4310 #define MC_CMD_PCIE_CREDITS_OUT_MINIMUM_NP_HDR_OFST 12
4311 #define MC_CMD_PCIE_CREDITS_OUT_MINIMUM_NP_HDR_LEN 2
4312 #define MC_CMD_PCIE_CREDITS_OUT_MINIMUM_NP_DATA_OFST 14
4313 #define MC_CMD_PCIE_CREDITS_OUT_MINIMUM_NP_DATA_LEN 2
4314
4315
4316 /***********************************/
4317 /* MC_CMD_RXD_MONITOR
4318  * Get histogram of RX queue fill level.
4319  */
4320 #define MC_CMD_RXD_MONITOR 0x22
4321 #define MC_CMD_RXD_MONITOR_MSGSET 0x22
4322
4323 /* MC_CMD_RXD_MONITOR_IN msgrequest */
4324 #define MC_CMD_RXD_MONITOR_IN_LEN 12
4325 #define MC_CMD_RXD_MONITOR_IN_QID_OFST 0
4326 #define MC_CMD_RXD_MONITOR_IN_QID_LEN 4
4327 #define MC_CMD_RXD_MONITOR_IN_POLL_PERIOD_OFST 4
4328 #define MC_CMD_RXD_MONITOR_IN_POLL_PERIOD_LEN 4
4329 #define MC_CMD_RXD_MONITOR_IN_WIPE_OFST 8
4330 #define MC_CMD_RXD_MONITOR_IN_WIPE_LEN 4
4331
4332 /* MC_CMD_RXD_MONITOR_OUT msgresponse */
4333 #define MC_CMD_RXD_MONITOR_OUT_LEN 80
4334 #define MC_CMD_RXD_MONITOR_OUT_QID_OFST 0
4335 #define MC_CMD_RXD_MONITOR_OUT_QID_LEN 4
4336 #define MC_CMD_RXD_MONITOR_OUT_RING_FILL_OFST 4
4337 #define MC_CMD_RXD_MONITOR_OUT_RING_FILL_LEN 4
4338 #define MC_CMD_RXD_MONITOR_OUT_CACHE_FILL_OFST 8
4339 #define MC_CMD_RXD_MONITOR_OUT_CACHE_FILL_LEN 4
4340 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_1_OFST 12
4341 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_1_LEN 4
4342 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_2_OFST 16
4343 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_2_LEN 4
4344 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_4_OFST 20
4345 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_4_LEN 4
4346 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_8_OFST 24
4347 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_8_LEN 4
4348 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_16_OFST 28
4349 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_16_LEN 4
4350 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_32_OFST 32
4351 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_32_LEN 4
4352 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_64_OFST 36
4353 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_64_LEN 4
4354 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_128_OFST 40
4355 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_128_LEN 4
4356 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_256_OFST 44
4357 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_256_LEN 4
4358 #define MC_CMD_RXD_MONITOR_OUT_RING_GE_256_OFST 48
4359 #define MC_CMD_RXD_MONITOR_OUT_RING_GE_256_LEN 4
4360 #define MC_CMD_RXD_MONITOR_OUT_CACHE_LT_1_OFST 52
4361 #define MC_CMD_RXD_MONITOR_OUT_CACHE_LT_1_LEN 4
4362 #define MC_CMD_RXD_MONITOR_OUT_CACHE_LT_2_OFST 56
4363 #define MC_CMD_RXD_MONITOR_OUT_CACHE_LT_2_LEN 4
4364 #define MC_CMD_RXD_MONITOR_OUT_CACHE_LT_4_OFST 60
4365 #define MC_CMD_RXD_MONITOR_OUT_CACHE_LT_4_LEN 4
4366 #define MC_CMD_RXD_MONITOR_OUT_CACHE_LT_8_OFST 64
4367 #define MC_CMD_RXD_MONITOR_OUT_CACHE_LT_8_LEN 4
4368 #define MC_CMD_RXD_MONITOR_OUT_CACHE_LT_16_OFST 68
4369 #define MC_CMD_RXD_MONITOR_OUT_CACHE_LT_16_LEN 4
4370 #define MC_CMD_RXD_MONITOR_OUT_CACHE_LT_32_OFST 72
4371 #define MC_CMD_RXD_MONITOR_OUT_CACHE_LT_32_LEN 4
4372 #define MC_CMD_RXD_MONITOR_OUT_CACHE_GE_32_OFST 76
4373 #define MC_CMD_RXD_MONITOR_OUT_CACHE_GE_32_LEN 4
4374
4375
4376 /***********************************/
4377 /* MC_CMD_PUTS
4378  * Copy the given ASCII string out onto UART and/or out of the network port.
4379  */
4380 #define MC_CMD_PUTS 0x23
4381 #define MC_CMD_PUTS_MSGSET 0x23
4382 #undef  MC_CMD_0x23_PRIVILEGE_CTG
4383
4384 #define MC_CMD_0x23_PRIVILEGE_CTG SRIOV_CTG_INSECURE
4385
4386 /* MC_CMD_PUTS_IN msgrequest */
4387 #define MC_CMD_PUTS_IN_LENMIN 13
4388 #define MC_CMD_PUTS_IN_LENMAX 252
4389 #define MC_CMD_PUTS_IN_LENMAX_MCDI2 1020
4390 #define MC_CMD_PUTS_IN_LEN(num) (12+1*(num))
4391 #define MC_CMD_PUTS_IN_STRING_NUM(len) (((len)-12)/1)
4392 #define MC_CMD_PUTS_IN_DEST_OFST 0
4393 #define MC_CMD_PUTS_IN_DEST_LEN 4
4394 #define MC_CMD_PUTS_IN_UART_OFST 0
4395 #define MC_CMD_PUTS_IN_UART_LBN 0
4396 #define MC_CMD_PUTS_IN_UART_WIDTH 1
4397 #define MC_CMD_PUTS_IN_PORT_OFST 0
4398 #define MC_CMD_PUTS_IN_PORT_LBN 1
4399 #define MC_CMD_PUTS_IN_PORT_WIDTH 1
4400 #define MC_CMD_PUTS_IN_DHOST_OFST 4
4401 #define MC_CMD_PUTS_IN_DHOST_LEN 6
4402 #define MC_CMD_PUTS_IN_STRING_OFST 12
4403 #define MC_CMD_PUTS_IN_STRING_LEN 1
4404 #define MC_CMD_PUTS_IN_STRING_MINNUM 1
4405 #define MC_CMD_PUTS_IN_STRING_MAXNUM 240
4406 #define MC_CMD_PUTS_IN_STRING_MAXNUM_MCDI2 1008
4407
4408 /* MC_CMD_PUTS_OUT msgresponse */
4409 #define MC_CMD_PUTS_OUT_LEN 0
4410
4411
4412 /***********************************/
4413 /* MC_CMD_GET_PHY_CFG
4414  * Report PHY configuration. This guarantees to succeed even if the PHY is in a
4415  * 'zombie' state. Locks required: None
4416  */
4417 #define MC_CMD_GET_PHY_CFG 0x24
4418 #define MC_CMD_GET_PHY_CFG_MSGSET 0x24
4419 #undef  MC_CMD_0x24_PRIVILEGE_CTG
4420
4421 #define MC_CMD_0x24_PRIVILEGE_CTG SRIOV_CTG_GENERAL
4422
4423 /* MC_CMD_GET_PHY_CFG_IN msgrequest */
4424 #define MC_CMD_GET_PHY_CFG_IN_LEN 0
4425
4426 /* MC_CMD_GET_PHY_CFG_OUT msgresponse */
4427 #define MC_CMD_GET_PHY_CFG_OUT_LEN 72
4428 /* flags */
4429 #define MC_CMD_GET_PHY_CFG_OUT_FLAGS_OFST 0
4430 #define MC_CMD_GET_PHY_CFG_OUT_FLAGS_LEN 4
4431 #define MC_CMD_GET_PHY_CFG_OUT_PRESENT_OFST 0
4432 #define MC_CMD_GET_PHY_CFG_OUT_PRESENT_LBN 0
4433 #define MC_CMD_GET_PHY_CFG_OUT_PRESENT_WIDTH 1
4434 #define MC_CMD_GET_PHY_CFG_OUT_BIST_CABLE_SHORT_OFST 0
4435 #define MC_CMD_GET_PHY_CFG_OUT_BIST_CABLE_SHORT_LBN 1
4436 #define MC_CMD_GET_PHY_CFG_OUT_BIST_CABLE_SHORT_WIDTH 1
4437 #define MC_CMD_GET_PHY_CFG_OUT_BIST_CABLE_LONG_OFST 0
4438 #define MC_CMD_GET_PHY_CFG_OUT_BIST_CABLE_LONG_LBN 2
4439 #define MC_CMD_GET_PHY_CFG_OUT_BIST_CABLE_LONG_WIDTH 1
4440 #define MC_CMD_GET_PHY_CFG_OUT_LOWPOWER_OFST 0
4441 #define MC_CMD_GET_PHY_CFG_OUT_LOWPOWER_LBN 3
4442 #define MC_CMD_GET_PHY_CFG_OUT_LOWPOWER_WIDTH 1
4443 #define MC_CMD_GET_PHY_CFG_OUT_POWEROFF_OFST 0
4444 #define MC_CMD_GET_PHY_CFG_OUT_POWEROFF_LBN 4
4445 #define MC_CMD_GET_PHY_CFG_OUT_POWEROFF_WIDTH 1
4446 #define MC_CMD_GET_PHY_CFG_OUT_TXDIS_OFST 0
4447 #define MC_CMD_GET_PHY_CFG_OUT_TXDIS_LBN 5
4448 #define MC_CMD_GET_PHY_CFG_OUT_TXDIS_WIDTH 1
4449 #define MC_CMD_GET_PHY_CFG_OUT_BIST_OFST 0
4450 #define MC_CMD_GET_PHY_CFG_OUT_BIST_LBN 6
4451 #define MC_CMD_GET_PHY_CFG_OUT_BIST_WIDTH 1
4452 /* ?? */
4453 #define MC_CMD_GET_PHY_CFG_OUT_TYPE_OFST 4
4454 #define MC_CMD_GET_PHY_CFG_OUT_TYPE_LEN 4
4455 /* Bitmask of supported capabilities */
4456 #define MC_CMD_GET_PHY_CFG_OUT_SUPPORTED_CAP_OFST 8
4457 #define MC_CMD_GET_PHY_CFG_OUT_SUPPORTED_CAP_LEN 4
4458 #define MC_CMD_PHY_CAP_10HDX_OFST 8
4459 #define MC_CMD_PHY_CAP_10HDX_LBN 1
4460 #define MC_CMD_PHY_CAP_10HDX_WIDTH 1
4461 #define MC_CMD_PHY_CAP_10FDX_OFST 8
4462 #define MC_CMD_PHY_CAP_10FDX_LBN 2
4463 #define MC_CMD_PHY_CAP_10FDX_WIDTH 1
4464 #define MC_CMD_PHY_CAP_100HDX_OFST 8
4465 #define MC_CMD_PHY_CAP_100HDX_LBN 3
4466 #define MC_CMD_PHY_CAP_100HDX_WIDTH 1
4467 #define MC_CMD_PHY_CAP_100FDX_OFST 8
4468 #define MC_CMD_PHY_CAP_100FDX_LBN 4
4469 #define MC_CMD_PHY_CAP_100FDX_WIDTH 1
4470 #define MC_CMD_PHY_CAP_1000HDX_OFST 8
4471 #define MC_CMD_PHY_CAP_1000HDX_LBN 5
4472 #define MC_CMD_PHY_CAP_1000HDX_WIDTH 1
4473 #define MC_CMD_PHY_CAP_1000FDX_OFST 8
4474 #define MC_CMD_PHY_CAP_1000FDX_LBN 6
4475 #define MC_CMD_PHY_CAP_1000FDX_WIDTH 1
4476 #define MC_CMD_PHY_CAP_10000FDX_OFST 8
4477 #define MC_CMD_PHY_CAP_10000FDX_LBN 7
4478 #define MC_CMD_PHY_CAP_10000FDX_WIDTH 1
4479 #define MC_CMD_PHY_CAP_PAUSE_OFST 8
4480 #define MC_CMD_PHY_CAP_PAUSE_LBN 8
4481 #define MC_CMD_PHY_CAP_PAUSE_WIDTH 1
4482 #define MC_CMD_PHY_CAP_ASYM_OFST 8
4483 #define MC_CMD_PHY_CAP_ASYM_LBN 9
4484 #define MC_CMD_PHY_CAP_ASYM_WIDTH 1
4485 #define MC_CMD_PHY_CAP_AN_OFST 8
4486 #define MC_CMD_PHY_CAP_AN_LBN 10
4487 #define MC_CMD_PHY_CAP_AN_WIDTH 1
4488 #define MC_CMD_PHY_CAP_40000FDX_OFST 8
4489 #define MC_CMD_PHY_CAP_40000FDX_LBN 11
4490 #define MC_CMD_PHY_CAP_40000FDX_WIDTH 1
4491 #define MC_CMD_PHY_CAP_DDM_OFST 8
4492 #define MC_CMD_PHY_CAP_DDM_LBN 12
4493 #define MC_CMD_PHY_CAP_DDM_WIDTH 1
4494 #define MC_CMD_PHY_CAP_100000FDX_OFST 8
4495 #define MC_CMD_PHY_CAP_100000FDX_LBN 13
4496 #define MC_CMD_PHY_CAP_100000FDX_WIDTH 1
4497 #define MC_CMD_PHY_CAP_25000FDX_OFST 8
4498 #define MC_CMD_PHY_CAP_25000FDX_LBN 14
4499 #define MC_CMD_PHY_CAP_25000FDX_WIDTH 1
4500 #define MC_CMD_PHY_CAP_50000FDX_OFST 8
4501 #define MC_CMD_PHY_CAP_50000FDX_LBN 15
4502 #define MC_CMD_PHY_CAP_50000FDX_WIDTH 1
4503 #define MC_CMD_PHY_CAP_BASER_FEC_OFST 8
4504 #define MC_CMD_PHY_CAP_BASER_FEC_LBN 16
4505 #define MC_CMD_PHY_CAP_BASER_FEC_WIDTH 1
4506 #define MC_CMD_PHY_CAP_BASER_FEC_REQUESTED_OFST 8
4507 #define MC_CMD_PHY_CAP_BASER_FEC_REQUESTED_LBN 17
4508 #define MC_CMD_PHY_CAP_BASER_FEC_REQUESTED_WIDTH 1
4509 #define MC_CMD_PHY_CAP_RS_FEC_OFST 8
4510 #define MC_CMD_PHY_CAP_RS_FEC_LBN 18
4511 #define MC_CMD_PHY_CAP_RS_FEC_WIDTH 1
4512 #define MC_CMD_PHY_CAP_RS_FEC_REQUESTED_OFST 8
4513 #define MC_CMD_PHY_CAP_RS_FEC_REQUESTED_LBN 19
4514 #define MC_CMD_PHY_CAP_RS_FEC_REQUESTED_WIDTH 1
4515 #define MC_CMD_PHY_CAP_25G_BASER_FEC_OFST 8
4516 #define MC_CMD_PHY_CAP_25G_BASER_FEC_LBN 20
4517 #define MC_CMD_PHY_CAP_25G_BASER_FEC_WIDTH 1
4518 #define MC_CMD_PHY_CAP_25G_BASER_FEC_REQUESTED_OFST 8
4519 #define MC_CMD_PHY_CAP_25G_BASER_FEC_REQUESTED_LBN 21
4520 #define MC_CMD_PHY_CAP_25G_BASER_FEC_REQUESTED_WIDTH 1
4521 /* ?? */
4522 #define MC_CMD_GET_PHY_CFG_OUT_CHANNEL_OFST 12
4523 #define MC_CMD_GET_PHY_CFG_OUT_CHANNEL_LEN 4
4524 /* ?? */
4525 #define MC_CMD_GET_PHY_CFG_OUT_PRT_OFST 16
4526 #define MC_CMD_GET_PHY_CFG_OUT_PRT_LEN 4
4527 /* ?? */
4528 #define MC_CMD_GET_PHY_CFG_OUT_STATS_MASK_OFST 20
4529 #define MC_CMD_GET_PHY_CFG_OUT_STATS_MASK_LEN 4
4530 /* ?? */
4531 #define MC_CMD_GET_PHY_CFG_OUT_NAME_OFST 24
4532 #define MC_CMD_GET_PHY_CFG_OUT_NAME_LEN 20
4533 /* ?? */
4534 #define MC_CMD_GET_PHY_CFG_OUT_MEDIA_TYPE_OFST 44
4535 #define MC_CMD_GET_PHY_CFG_OUT_MEDIA_TYPE_LEN 4
4536 /* enum: Xaui. */
4537 #define MC_CMD_MEDIA_XAUI 0x1
4538 /* enum: CX4. */
4539 #define MC_CMD_MEDIA_CX4 0x2
4540 /* enum: KX4. */
4541 #define MC_CMD_MEDIA_KX4 0x3
4542 /* enum: XFP Far. */
4543 #define MC_CMD_MEDIA_XFP 0x4
4544 /* enum: SFP+. */
4545 #define MC_CMD_MEDIA_SFP_PLUS 0x5
4546 /* enum: 10GBaseT. */
4547 #define MC_CMD_MEDIA_BASE_T 0x6
4548 /* enum: QSFP+. */
4549 #define MC_CMD_MEDIA_QSFP_PLUS 0x7
4550 #define MC_CMD_GET_PHY_CFG_OUT_MMD_MASK_OFST 48
4551 #define MC_CMD_GET_PHY_CFG_OUT_MMD_MASK_LEN 4
4552 /* enum: Native clause 22 */
4553 #define MC_CMD_MMD_CLAUSE22 0x0
4554 #define MC_CMD_MMD_CLAUSE45_PMAPMD 0x1 /* enum */
4555 #define MC_CMD_MMD_CLAUSE45_WIS 0x2 /* enum */
4556 #define MC_CMD_MMD_CLAUSE45_PCS 0x3 /* enum */
4557 #define MC_CMD_MMD_CLAUSE45_PHYXS 0x4 /* enum */
4558 #define MC_CMD_MMD_CLAUSE45_DTEXS 0x5 /* enum */
4559 #define MC_CMD_MMD_CLAUSE45_TC 0x6 /* enum */
4560 #define MC_CMD_MMD_CLAUSE45_AN 0x7 /* enum */
4561 /* enum: Clause22 proxied over clause45 by PHY. */
4562 #define MC_CMD_MMD_CLAUSE45_C22EXT 0x1d
4563 #define MC_CMD_MMD_CLAUSE45_VEND1 0x1e /* enum */
4564 #define MC_CMD_MMD_CLAUSE45_VEND2 0x1f /* enum */
4565 #define MC_CMD_GET_PHY_CFG_OUT_REVISION_OFST 52
4566 #define MC_CMD_GET_PHY_CFG_OUT_REVISION_LEN 20
4567
4568
4569 /***********************************/
4570 /* MC_CMD_START_BIST
4571  * Start a BIST test on the PHY. Locks required: PHY_LOCK if doing a PHY BIST
4572  * Return code: 0, EINVAL, EACCES (if PHY_LOCK is not held)
4573  */
4574 #define MC_CMD_START_BIST 0x25
4575 #define MC_CMD_START_BIST_MSGSET 0x25
4576 #undef  MC_CMD_0x25_PRIVILEGE_CTG
4577
4578 #define MC_CMD_0x25_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
4579
4580 /* MC_CMD_START_BIST_IN msgrequest */
4581 #define MC_CMD_START_BIST_IN_LEN 4
4582 /* Type of test. */
4583 #define MC_CMD_START_BIST_IN_TYPE_OFST 0
4584 #define MC_CMD_START_BIST_IN_TYPE_LEN 4
4585 /* enum: Run the PHY's short cable BIST. */
4586 #define MC_CMD_PHY_BIST_CABLE_SHORT 0x1
4587 /* enum: Run the PHY's long cable BIST. */
4588 #define MC_CMD_PHY_BIST_CABLE_LONG 0x2
4589 /* enum: Run BIST on the currently selected BPX Serdes (XAUI or XFI) . */
4590 #define MC_CMD_BPX_SERDES_BIST 0x3
4591 /* enum: Run the MC loopback tests. */
4592 #define MC_CMD_MC_LOOPBACK_BIST 0x4
4593 /* enum: Run the PHY's standard BIST. */
4594 #define MC_CMD_PHY_BIST 0x5
4595 /* enum: Run MC RAM test. */
4596 #define MC_CMD_MC_MEM_BIST 0x6
4597 /* enum: Run Port RAM test. */
4598 #define MC_CMD_PORT_MEM_BIST 0x7
4599 /* enum: Run register test. */
4600 #define MC_CMD_REG_BIST 0x8
4601
4602 /* MC_CMD_START_BIST_OUT msgresponse */
4603 #define MC_CMD_START_BIST_OUT_LEN 0
4604
4605
4606 /***********************************/
4607 /* MC_CMD_POLL_BIST
4608  * Poll for BIST completion. Returns a single status code, and optionally some
4609  * PHY specific bist output. The driver should only consume the BIST output
4610  * after validating OUTLEN and MC_CMD_GET_PHY_CFG.TYPE. If a driver can't
4611  * successfully parse the BIST output, it should still respect the pass/Fail in
4612  * OUT.RESULT. Locks required: PHY_LOCK if doing a PHY BIST. Return code: 0,
4613  * EACCES (if PHY_LOCK is not held).
4614  */
4615 #define MC_CMD_POLL_BIST 0x26
4616 #define MC_CMD_POLL_BIST_MSGSET 0x26
4617 #undef  MC_CMD_0x26_PRIVILEGE_CTG
4618
4619 #define MC_CMD_0x26_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
4620
4621 /* MC_CMD_POLL_BIST_IN msgrequest */
4622 #define MC_CMD_POLL_BIST_IN_LEN 0
4623
4624 /* MC_CMD_POLL_BIST_OUT msgresponse */
4625 #define MC_CMD_POLL_BIST_OUT_LEN 8
4626 /* result */
4627 #define MC_CMD_POLL_BIST_OUT_RESULT_OFST 0
4628 #define MC_CMD_POLL_BIST_OUT_RESULT_LEN 4
4629 /* enum: Running. */
4630 #define MC_CMD_POLL_BIST_RUNNING 0x1
4631 /* enum: Passed. */
4632 #define MC_CMD_POLL_BIST_PASSED 0x2
4633 /* enum: Failed. */
4634 #define MC_CMD_POLL_BIST_FAILED 0x3
4635 /* enum: Timed-out. */
4636 #define MC_CMD_POLL_BIST_TIMEOUT 0x4
4637 #define MC_CMD_POLL_BIST_OUT_PRIVATE_OFST 4
4638 #define MC_CMD_POLL_BIST_OUT_PRIVATE_LEN 4
4639
4640 /* MC_CMD_POLL_BIST_OUT_SFT9001 msgresponse */
4641 #define MC_CMD_POLL_BIST_OUT_SFT9001_LEN 36
4642 /* result */
4643 /*            MC_CMD_POLL_BIST_OUT_RESULT_OFST 0 */
4644 /*            MC_CMD_POLL_BIST_OUT_RESULT_LEN 4 */
4645 /*            Enum values, see field(s): */
4646 /*               MC_CMD_POLL_BIST_OUT/MC_CMD_POLL_BIST_OUT_RESULT */
4647 #define MC_CMD_POLL_BIST_OUT_SFT9001_CABLE_LENGTH_A_OFST 4
4648 #define MC_CMD_POLL_BIST_OUT_SFT9001_CABLE_LENGTH_A_LEN 4
4649 #define MC_CMD_POLL_BIST_OUT_SFT9001_CABLE_LENGTH_B_OFST 8
4650 #define MC_CMD_POLL_BIST_OUT_SFT9001_CABLE_LENGTH_B_LEN 4
4651 #define MC_CMD_POLL_BIST_OUT_SFT9001_CABLE_LENGTH_C_OFST 12
4652 #define MC_CMD_POLL_BIST_OUT_SFT9001_CABLE_LENGTH_C_LEN 4
4653 #define MC_CMD_POLL_BIST_OUT_SFT9001_CABLE_LENGTH_D_OFST 16
4654 #define MC_CMD_POLL_BIST_OUT_SFT9001_CABLE_LENGTH_D_LEN 4
4655 /* Status of each channel A */
4656 #define MC_CMD_POLL_BIST_OUT_SFT9001_CABLE_STATUS_A_OFST 20
4657 #define MC_CMD_POLL_BIST_OUT_SFT9001_CABLE_STATUS_A_LEN 4
4658 /* enum: Ok. */
4659 #define MC_CMD_POLL_BIST_SFT9001_PAIR_OK 0x1
4660 /* enum: Open. */
4661 #define MC_CMD_POLL_BIST_SFT9001_PAIR_OPEN 0x2
4662 /* enum: Intra-pair short. */
4663 #define MC_CMD_POLL_BIST_SFT9001_INTRA_PAIR_SHORT 0x3
4664 /* enum: Inter-pair short. */
4665 #define MC_CMD_POLL_BIST_SFT9001_INTER_PAIR_SHORT 0x4
4666 /* enum: Busy. */
4667 #define MC_CMD_POLL_BIST_SFT9001_PAIR_BUSY 0x9
4668 /* Status of each channel B */
4669 #define MC_CMD_POLL_BIST_OUT_SFT9001_CABLE_STATUS_B_OFST 24
4670 #define MC_CMD_POLL_BIST_OUT_SFT9001_CABLE_STATUS_B_LEN 4
4671 /*            Enum values, see field(s): */
4672 /*               CABLE_STATUS_A */
4673 /* Status of each channel C */
4674 #define MC_CMD_POLL_BIST_OUT_SFT9001_CABLE_STATUS_C_OFST 28
4675 #define MC_CMD_POLL_BIST_OUT_SFT9001_CABLE_STATUS_C_LEN 4
4676 /*            Enum values, see field(s): */
4677 /*               CABLE_STATUS_A */
4678 /* Status of each channel D */
4679 #define MC_CMD_POLL_BIST_OUT_SFT9001_CABLE_STATUS_D_OFST 32
4680 #define MC_CMD_POLL_BIST_OUT_SFT9001_CABLE_STATUS_D_LEN 4
4681 /*            Enum values, see field(s): */
4682 /*               CABLE_STATUS_A */
4683
4684 /* MC_CMD_POLL_BIST_OUT_MRSFP msgresponse */
4685 #define MC_CMD_POLL_BIST_OUT_MRSFP_LEN 8
4686 /* result */
4687 /*            MC_CMD_POLL_BIST_OUT_RESULT_OFST 0 */
4688 /*            MC_CMD_POLL_BIST_OUT_RESULT_LEN 4 */
4689 /*            Enum values, see field(s): */
4690 /*               MC_CMD_POLL_BIST_OUT/MC_CMD_POLL_BIST_OUT_RESULT */
4691 #define MC_CMD_POLL_BIST_OUT_MRSFP_TEST_OFST 4
4692 #define MC_CMD_POLL_BIST_OUT_MRSFP_TEST_LEN 4
4693 /* enum: Complete. */
4694 #define MC_CMD_POLL_BIST_MRSFP_TEST_COMPLETE 0x0
4695 /* enum: Bus switch off I2C write. */
4696 #define MC_CMD_POLL_BIST_MRSFP_TEST_BUS_SWITCH_OFF_I2C_WRITE 0x1
4697 /* enum: Bus switch off I2C no access IO exp. */
4698 #define MC_CMD_POLL_BIST_MRSFP_TEST_BUS_SWITCH_OFF_I2C_NO_ACCESS_IO_EXP 0x2
4699 /* enum: Bus switch off I2C no access module. */
4700 #define MC_CMD_POLL_BIST_MRSFP_TEST_BUS_SWITCH_OFF_I2C_NO_ACCESS_MODULE 0x3
4701 /* enum: IO exp I2C configure. */
4702 #define MC_CMD_POLL_BIST_MRSFP_TEST_IO_EXP_I2C_CONFIGURE 0x4
4703 /* enum: Bus switch I2C no cross talk. */
4704 #define MC_CMD_POLL_BIST_MRSFP_TEST_BUS_SWITCH_I2C_NO_CROSSTALK 0x5
4705 /* enum: Module presence. */
4706 #define MC_CMD_POLL_BIST_MRSFP_TEST_MODULE_PRESENCE 0x6
4707 /* enum: Module ID I2C access. */
4708 #define MC_CMD_POLL_BIST_MRSFP_TEST_MODULE_ID_I2C_ACCESS 0x7
4709 /* enum: Module ID sane value. */
4710 #define MC_CMD_POLL_BIST_MRSFP_TEST_MODULE_ID_SANE_VALUE 0x8
4711
4712 /* MC_CMD_POLL_BIST_OUT_MEM msgresponse */
4713 #define MC_CMD_POLL_BIST_OUT_MEM_LEN 36
4714 /* result */
4715 /*            MC_CMD_POLL_BIST_OUT_RESULT_OFST 0 */
4716 /*            MC_CMD_POLL_BIST_OUT_RESULT_LEN 4 */
4717 /*            Enum values, see field(s): */
4718 /*               MC_CMD_POLL_BIST_OUT/MC_CMD_POLL_BIST_OUT_RESULT */
4719 #define MC_CMD_POLL_BIST_OUT_MEM_TEST_OFST 4
4720 #define MC_CMD_POLL_BIST_OUT_MEM_TEST_LEN 4
4721 /* enum: Test has completed. */
4722 #define MC_CMD_POLL_BIST_MEM_COMPLETE 0x0
4723 /* enum: RAM test - walk ones. */
4724 #define MC_CMD_POLL_BIST_MEM_MEM_WALK_ONES 0x1
4725 /* enum: RAM test - walk zeros. */
4726 #define MC_CMD_POLL_BIST_MEM_MEM_WALK_ZEROS 0x2
4727 /* enum: RAM test - walking inversions zeros/ones. */
4728 #define MC_CMD_POLL_BIST_MEM_MEM_INV_ZERO_ONE 0x3
4729 /* enum: RAM test - walking inversions checkerboard. */
4730 #define MC_CMD_POLL_BIST_MEM_MEM_INV_CHKBOARD 0x4
4731 /* enum: Register test - set / clear individual bits. */
4732 #define MC_CMD_POLL_BIST_MEM_REG 0x5
4733 /* enum: ECC error detected. */
4734 #define MC_CMD_POLL_BIST_MEM_ECC 0x6
4735 /* Failure address, only valid if result is POLL_BIST_FAILED */
4736 #define MC_CMD_POLL_BIST_OUT_MEM_ADDR_OFST 8
4737 #define MC_CMD_POLL_BIST_OUT_MEM_ADDR_LEN 4
4738 /* Bus or address space to which the failure address corresponds */
4739 #define MC_CMD_POLL_BIST_OUT_MEM_BUS_OFST 12
4740 #define MC_CMD_POLL_BIST_OUT_MEM_BUS_LEN 4
4741 /* enum: MC MIPS bus. */
4742 #define MC_CMD_POLL_BIST_MEM_BUS_MC 0x0
4743 /* enum: CSR IREG bus. */
4744 #define MC_CMD_POLL_BIST_MEM_BUS_CSR 0x1
4745 /* enum: RX0 DPCPU bus. */
4746 #define MC_CMD_POLL_BIST_MEM_BUS_DPCPU_RX 0x2
4747 /* enum: TX0 DPCPU bus. */
4748 #define MC_CMD_POLL_BIST_MEM_BUS_DPCPU_TX0 0x3
4749 /* enum: TX1 DPCPU bus. */
4750 #define MC_CMD_POLL_BIST_MEM_BUS_DPCPU_TX1 0x4
4751 /* enum: RX0 DICPU bus. */
4752 #define MC_CMD_POLL_BIST_MEM_BUS_DICPU_RX 0x5
4753 /* enum: TX DICPU bus. */
4754 #define MC_CMD_POLL_BIST_MEM_BUS_DICPU_TX 0x6
4755 /* enum: RX1 DPCPU bus. */
4756 #define MC_CMD_POLL_BIST_MEM_BUS_DPCPU_RX1 0x7
4757 /* enum: RX1 DICPU bus. */
4758 #define MC_CMD_POLL_BIST_MEM_BUS_DICPU_RX1 0x8
4759 /* Pattern written to RAM / register */
4760 #define MC_CMD_POLL_BIST_OUT_MEM_EXPECT_OFST 16
4761 #define MC_CMD_POLL_BIST_OUT_MEM_EXPECT_LEN 4
4762 /* Actual value read from RAM / register */
4763 #define MC_CMD_POLL_BIST_OUT_MEM_ACTUAL_OFST 20
4764 #define MC_CMD_POLL_BIST_OUT_MEM_ACTUAL_LEN 4
4765 /* ECC error mask */
4766 #define MC_CMD_POLL_BIST_OUT_MEM_ECC_OFST 24
4767 #define MC_CMD_POLL_BIST_OUT_MEM_ECC_LEN 4
4768 /* ECC parity error mask */
4769 #define MC_CMD_POLL_BIST_OUT_MEM_ECC_PARITY_OFST 28
4770 #define MC_CMD_POLL_BIST_OUT_MEM_ECC_PARITY_LEN 4
4771 /* ECC fatal error mask */
4772 #define MC_CMD_POLL_BIST_OUT_MEM_ECC_FATAL_OFST 32
4773 #define MC_CMD_POLL_BIST_OUT_MEM_ECC_FATAL_LEN 4
4774
4775
4776 /***********************************/
4777 /* MC_CMD_FLUSH_RX_QUEUES
4778  * Flush receive queue(s). If SRIOV is enabled (via MC_CMD_SRIOV), then RXQ
4779  * flushes should be initiated via this MCDI operation, rather than via
4780  * directly writing FLUSH_CMD.
4781  *
4782  * The flush is completed (either done/fail) asynchronously (after this command
4783  * returns). The driver must still wait for flush done/failure events as usual.
4784  */
4785 #define MC_CMD_FLUSH_RX_QUEUES 0x27
4786 #define MC_CMD_FLUSH_RX_QUEUES_MSGSET 0x27
4787
4788 /* MC_CMD_FLUSH_RX_QUEUES_IN msgrequest */
4789 #define MC_CMD_FLUSH_RX_QUEUES_IN_LENMIN 4
4790 #define MC_CMD_FLUSH_RX_QUEUES_IN_LENMAX 252
4791 #define MC_CMD_FLUSH_RX_QUEUES_IN_LENMAX_MCDI2 1020
4792 #define MC_CMD_FLUSH_RX_QUEUES_IN_LEN(num) (0+4*(num))
4793 #define MC_CMD_FLUSH_RX_QUEUES_IN_QID_OFST_NUM(len) (((len)-0)/4)
4794 #define MC_CMD_FLUSH_RX_QUEUES_IN_QID_OFST_OFST 0
4795 #define MC_CMD_FLUSH_RX_QUEUES_IN_QID_OFST_LEN 4
4796 #define MC_CMD_FLUSH_RX_QUEUES_IN_QID_OFST_MINNUM 1
4797 #define MC_CMD_FLUSH_RX_QUEUES_IN_QID_OFST_MAXNUM 63
4798 #define MC_CMD_FLUSH_RX_QUEUES_IN_QID_OFST_MAXNUM_MCDI2 255
4799
4800 /* MC_CMD_FLUSH_RX_QUEUES_OUT msgresponse */
4801 #define MC_CMD_FLUSH_RX_QUEUES_OUT_LEN 0
4802
4803
4804 /***********************************/
4805 /* MC_CMD_GET_LOOPBACK_MODES
4806  * Returns a bitmask of loopback modes available at each speed.
4807  */
4808 #define MC_CMD_GET_LOOPBACK_MODES 0x28
4809 #define MC_CMD_GET_LOOPBACK_MODES_MSGSET 0x28
4810 #undef  MC_CMD_0x28_PRIVILEGE_CTG
4811
4812 #define MC_CMD_0x28_PRIVILEGE_CTG SRIOV_CTG_GENERAL
4813
4814 /* MC_CMD_GET_LOOPBACK_MODES_IN msgrequest */
4815 #define MC_CMD_GET_LOOPBACK_MODES_IN_LEN 0
4816
4817 /* MC_CMD_GET_LOOPBACK_MODES_OUT msgresponse */
4818 #define MC_CMD_GET_LOOPBACK_MODES_OUT_LEN 40
4819 /* Supported loopbacks. */
4820 #define MC_CMD_GET_LOOPBACK_MODES_OUT_100M_OFST 0
4821 #define MC_CMD_GET_LOOPBACK_MODES_OUT_100M_LEN 8
4822 #define MC_CMD_GET_LOOPBACK_MODES_OUT_100M_LO_OFST 0
4823 #define MC_CMD_GET_LOOPBACK_MODES_OUT_100M_LO_LEN 4
4824 #define MC_CMD_GET_LOOPBACK_MODES_OUT_100M_LO_LBN 0
4825 #define MC_CMD_GET_LOOPBACK_MODES_OUT_100M_LO_WIDTH 32
4826 #define MC_CMD_GET_LOOPBACK_MODES_OUT_100M_HI_OFST 4
4827 #define MC_CMD_GET_LOOPBACK_MODES_OUT_100M_HI_LEN 4
4828 #define MC_CMD_GET_LOOPBACK_MODES_OUT_100M_HI_LBN 32
4829 #define MC_CMD_GET_LOOPBACK_MODES_OUT_100M_HI_WIDTH 32
4830 /* enum: None. */
4831 #define MC_CMD_LOOPBACK_NONE 0x0
4832 /* enum: Data. */
4833 #define MC_CMD_LOOPBACK_DATA 0x1
4834 /* enum: GMAC. */
4835 #define MC_CMD_LOOPBACK_GMAC 0x2
4836 /* enum: XGMII. */
4837 #define MC_CMD_LOOPBACK_XGMII 0x3
4838 /* enum: XGXS. */
4839 #define MC_CMD_LOOPBACK_XGXS 0x4
4840 /* enum: XAUI. */
4841 #define MC_CMD_LOOPBACK_XAUI 0x5
4842 /* enum: GMII. */
4843 #define MC_CMD_LOOPBACK_GMII 0x6
4844 /* enum: SGMII. */
4845 #define MC_CMD_LOOPBACK_SGMII 0x7
4846 /* enum: XGBR. */
4847 #define MC_CMD_LOOPBACK_XGBR 0x8
4848 /* enum: XFI. */
4849 #define MC_CMD_LOOPBACK_XFI 0x9
4850 /* enum: XAUI Far. */
4851 #define MC_CMD_LOOPBACK_XAUI_FAR 0xa
4852 /* enum: GMII Far. */
4853 #define MC_CMD_LOOPBACK_GMII_FAR 0xb
4854 /* enum: SGMII Far. */
4855 #define MC_CMD_LOOPBACK_SGMII_FAR 0xc
4856 /* enum: XFI Far. */
4857 #define MC_CMD_LOOPBACK_XFI_FAR 0xd
4858 /* enum: GPhy. */
4859 #define MC_CMD_LOOPBACK_GPHY 0xe
4860 /* enum: PhyXS. */
4861 #define MC_CMD_LOOPBACK_PHYXS 0xf
4862 /* enum: PCS. */
4863 #define MC_CMD_LOOPBACK_PCS 0x10
4864 /* enum: PMA-PMD. */
4865 #define MC_CMD_LOOPBACK_PMAPMD 0x11
4866 /* enum: Cross-Port. */
4867 #define MC_CMD_LOOPBACK_XPORT 0x12
4868 /* enum: XGMII-Wireside. */
4869 #define MC_CMD_LOOPBACK_XGMII_WS 0x13
4870 /* enum: XAUI Wireside. */
4871 #define MC_CMD_LOOPBACK_XAUI_WS 0x14
4872 /* enum: XAUI Wireside Far. */
4873 #define MC_CMD_LOOPBACK_XAUI_WS_FAR 0x15
4874 /* enum: XAUI Wireside near. */
4875 #define MC_CMD_LOOPBACK_XAUI_WS_NEAR 0x16
4876 /* enum: GMII Wireside. */
4877 #define MC_CMD_LOOPBACK_GMII_WS 0x17
4878 /* enum: XFI Wireside. */
4879 #define MC_CMD_LOOPBACK_XFI_WS 0x18
4880 /* enum: XFI Wireside Far. */
4881 #define MC_CMD_LOOPBACK_XFI_WS_FAR 0x19
4882 /* enum: PhyXS Wireside. */
4883 #define MC_CMD_LOOPBACK_PHYXS_WS 0x1a
4884 /* enum: PMA lanes MAC-Serdes. */
4885 #define MC_CMD_LOOPBACK_PMA_INT 0x1b
4886 /* enum: KR Serdes Parallel (Encoder). */
4887 #define MC_CMD_LOOPBACK_SD_NEAR 0x1c
4888 /* enum: KR Serdes Serial. */
4889 #define MC_CMD_LOOPBACK_SD_FAR 0x1d
4890 /* enum: PMA lanes MAC-Serdes Wireside. */
4891 #define MC_CMD_LOOPBACK_PMA_INT_WS 0x1e
4892 /* enum: KR Serdes Parallel Wireside (Full PCS). */
4893 #define MC_CMD_LOOPBACK_SD_FEP2_WS 0x1f
4894 /* enum: KR Serdes Parallel Wireside (Sym Aligner to TX). */
4895 #define MC_CMD_LOOPBACK_SD_FEP1_5_WS 0x20
4896 /* enum: KR Serdes Parallel Wireside (Deserializer to Serializer). */
4897 #define MC_CMD_LOOPBACK_SD_FEP_WS 0x21
4898 /* enum: KR Serdes Serial Wireside. */
4899 #define MC_CMD_LOOPBACK_SD_FES_WS 0x22
4900 /* enum: Near side of AOE Siena side port */
4901 #define MC_CMD_LOOPBACK_AOE_INT_NEAR 0x23
4902 /* enum: Medford Wireside datapath loopback */
4903 #define MC_CMD_LOOPBACK_DATA_WS 0x24
4904 /* enum: Force link up without setting up any physical loopback (snapper use
4905  * only)
4906  */
4907 #define MC_CMD_LOOPBACK_FORCE_EXT_LINK 0x25
4908 /* Supported loopbacks. */
4909 #define MC_CMD_GET_LOOPBACK_MODES_OUT_1G_OFST 8
4910 #define MC_CMD_GET_LOOPBACK_MODES_OUT_1G_LEN 8
4911 #define MC_CMD_GET_LOOPBACK_MODES_OUT_1G_LO_OFST 8
4912 #define MC_CMD_GET_LOOPBACK_MODES_OUT_1G_LO_LEN 4
4913 #define MC_CMD_GET_LOOPBACK_MODES_OUT_1G_LO_LBN 64
4914 #define MC_CMD_GET_LOOPBACK_MODES_OUT_1G_LO_WIDTH 32
4915 #define MC_CMD_GET_LOOPBACK_MODES_OUT_1G_HI_OFST 12
4916 #define MC_CMD_GET_LOOPBACK_MODES_OUT_1G_HI_LEN 4
4917 #define MC_CMD_GET_LOOPBACK_MODES_OUT_1G_HI_LBN 96
4918 #define MC_CMD_GET_LOOPBACK_MODES_OUT_1G_HI_WIDTH 32
4919 /*            Enum values, see field(s): */
4920 /*               100M */
4921 /* Supported loopbacks. */
4922 #define MC_CMD_GET_LOOPBACK_MODES_OUT_10G_OFST 16
4923 #define MC_CMD_GET_LOOPBACK_MODES_OUT_10G_LEN 8
4924 #define MC_CMD_GET_LOOPBACK_MODES_OUT_10G_LO_OFST 16
4925 #define MC_CMD_GET_LOOPBACK_MODES_OUT_10G_LO_LEN 4
4926 #define MC_CMD_GET_LOOPBACK_MODES_OUT_10G_LO_LBN 128
4927 #define MC_CMD_GET_LOOPBACK_MODES_OUT_10G_LO_WIDTH 32
4928 #define MC_CMD_GET_LOOPBACK_MODES_OUT_10G_HI_OFST 20
4929 #define MC_CMD_GET_LOOPBACK_MODES_OUT_10G_HI_LEN 4
4930 #define MC_CMD_GET_LOOPBACK_MODES_OUT_10G_HI_LBN 160
4931 #define MC_CMD_GET_LOOPBACK_MODES_OUT_10G_HI_WIDTH 32
4932 /*            Enum values, see field(s): */
4933 /*               100M */
4934 /* Supported loopbacks. */
4935 #define MC_CMD_GET_LOOPBACK_MODES_OUT_SUGGESTED_OFST 24
4936 #define MC_CMD_GET_LOOPBACK_MODES_OUT_SUGGESTED_LEN 8
4937 #define MC_CMD_GET_LOOPBACK_MODES_OUT_SUGGESTED_LO_OFST 24
4938 #define MC_CMD_GET_LOOPBACK_MODES_OUT_SUGGESTED_LO_LEN 4
4939 #define MC_CMD_GET_LOOPBACK_MODES_OUT_SUGGESTED_LO_LBN 192
4940 #define MC_CMD_GET_LOOPBACK_MODES_OUT_SUGGESTED_LO_WIDTH 32
4941 #define MC_CMD_GET_LOOPBACK_MODES_OUT_SUGGESTED_HI_OFST 28
4942 #define MC_CMD_GET_LOOPBACK_MODES_OUT_SUGGESTED_HI_LEN 4
4943 #define MC_CMD_GET_LOOPBACK_MODES_OUT_SUGGESTED_HI_LBN 224
4944 #define MC_CMD_GET_LOOPBACK_MODES_OUT_SUGGESTED_HI_WIDTH 32
4945 /*            Enum values, see field(s): */
4946 /*               100M */
4947 /* Supported loopbacks. */
4948 #define MC_CMD_GET_LOOPBACK_MODES_OUT_40G_OFST 32
4949 #define MC_CMD_GET_LOOPBACK_MODES_OUT_40G_LEN 8
4950 #define MC_CMD_GET_LOOPBACK_MODES_OUT_40G_LO_OFST 32
4951 #define MC_CMD_GET_LOOPBACK_MODES_OUT_40G_LO_LEN 4
4952 #define MC_CMD_GET_LOOPBACK_MODES_OUT_40G_LO_LBN 256
4953 #define MC_CMD_GET_LOOPBACK_MODES_OUT_40G_LO_WIDTH 32
4954 #define MC_CMD_GET_LOOPBACK_MODES_OUT_40G_HI_OFST 36
4955 #define MC_CMD_GET_LOOPBACK_MODES_OUT_40G_HI_LEN 4
4956 #define MC_CMD_GET_LOOPBACK_MODES_OUT_40G_HI_LBN 288
4957 #define MC_CMD_GET_LOOPBACK_MODES_OUT_40G_HI_WIDTH 32
4958 /*            Enum values, see field(s): */
4959 /*               100M */
4960
4961 /* MC_CMD_GET_LOOPBACK_MODES_OUT_V2 msgresponse: Supported loopback modes for
4962  * newer NICs with 25G/50G/100G support
4963  */
4964 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_LEN 64
4965 /* Supported loopbacks. */
4966 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_100M_OFST 0
4967 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_100M_LEN 8
4968 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_100M_LO_OFST 0
4969 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_100M_LO_LEN 4
4970 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_100M_LO_LBN 0
4971 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_100M_LO_WIDTH 32
4972 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_100M_HI_OFST 4
4973 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_100M_HI_LEN 4
4974 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_100M_HI_LBN 32
4975 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_100M_HI_WIDTH 32
4976 /* enum: None. */
4977 /*               MC_CMD_LOOPBACK_NONE 0x0 */
4978 /* enum: Data. */
4979 /*               MC_CMD_LOOPBACK_DATA 0x1 */
4980 /* enum: GMAC. */
4981 /*               MC_CMD_LOOPBACK_GMAC 0x2 */
4982 /* enum: XGMII. */
4983 /*               MC_CMD_LOOPBACK_XGMII 0x3 */
4984 /* enum: XGXS. */
4985 /*               MC_CMD_LOOPBACK_XGXS 0x4 */
4986 /* enum: XAUI. */
4987 /*               MC_CMD_LOOPBACK_XAUI 0x5 */
4988 /* enum: GMII. */
4989 /*               MC_CMD_LOOPBACK_GMII 0x6 */
4990 /* enum: SGMII. */
4991 /*               MC_CMD_LOOPBACK_SGMII 0x7 */
4992 /* enum: XGBR. */
4993 /*               MC_CMD_LOOPBACK_XGBR 0x8 */
4994 /* enum: XFI. */
4995 /*               MC_CMD_LOOPBACK_XFI 0x9 */
4996 /* enum: XAUI Far. */
4997 /*               MC_CMD_LOOPBACK_XAUI_FAR 0xa */
4998 /* enum: GMII Far. */
4999 /*               MC_CMD_LOOPBACK_GMII_FAR 0xb */
5000 /* enum: SGMII Far. */
5001 /*               MC_CMD_LOOPBACK_SGMII_FAR 0xc */
5002 /* enum: XFI Far. */
5003 /*               MC_CMD_LOOPBACK_XFI_FAR 0xd */
5004 /* enum: GPhy. */
5005 /*               MC_CMD_LOOPBACK_GPHY 0xe */
5006 /* enum: PhyXS. */
5007 /*               MC_CMD_LOOPBACK_PHYXS 0xf */
5008 /* enum: PCS. */
5009 /*               MC_CMD_LOOPBACK_PCS 0x10 */
5010 /* enum: PMA-PMD. */
5011 /*               MC_CMD_LOOPBACK_PMAPMD 0x11 */
5012 /* enum: Cross-Port. */
5013 /*               MC_CMD_LOOPBACK_XPORT 0x12 */
5014 /* enum: XGMII-Wireside. */
5015 /*               MC_CMD_LOOPBACK_XGMII_WS 0x13 */
5016 /* enum: XAUI Wireside. */
5017 /*               MC_CMD_LOOPBACK_XAUI_WS 0x14 */
5018 /* enum: XAUI Wireside Far. */
5019 /*               MC_CMD_LOOPBACK_XAUI_WS_FAR 0x15 */
5020 /* enum: XAUI Wireside near. */
5021 /*               MC_CMD_LOOPBACK_XAUI_WS_NEAR 0x16 */
5022 /* enum: GMII Wireside. */
5023 /*               MC_CMD_LOOPBACK_GMII_WS 0x17 */
5024 /* enum: XFI Wireside. */
5025 /*               MC_CMD_LOOPBACK_XFI_WS 0x18 */
5026 /* enum: XFI Wireside Far. */
5027 /*               MC_CMD_LOOPBACK_XFI_WS_FAR 0x19 */
5028 /* enum: PhyXS Wireside. */
5029 /*               MC_CMD_LOOPBACK_PHYXS_WS 0x1a */
5030 /* enum: PMA lanes MAC-Serdes. */
5031 /*               MC_CMD_LOOPBACK_PMA_INT 0x1b */
5032 /* enum: KR Serdes Parallel (Encoder). */
5033 /*               MC_CMD_LOOPBACK_SD_NEAR 0x1c */
5034 /* enum: KR Serdes Serial. */
5035 /*               MC_CMD_LOOPBACK_SD_FAR 0x1d */
5036 /* enum: PMA lanes MAC-Serdes Wireside. */
5037 /*               MC_CMD_LOOPBACK_PMA_INT_WS 0x1e */
5038 /* enum: KR Serdes Parallel Wireside (Full PCS). */
5039 /*               MC_CMD_LOOPBACK_SD_FEP2_WS 0x1f */
5040 /* enum: KR Serdes Parallel Wireside (Sym Aligner to TX). */
5041 /*               MC_CMD_LOOPBACK_SD_FEP1_5_WS 0x20 */
5042 /* enum: KR Serdes Parallel Wireside (Deserializer to Serializer). */
5043 /*               MC_CMD_LOOPBACK_SD_FEP_WS 0x21 */
5044 /* enum: KR Serdes Serial Wireside. */
5045 /*               MC_CMD_LOOPBACK_SD_FES_WS 0x22 */
5046 /* enum: Near side of AOE Siena side port */
5047 /*               MC_CMD_LOOPBACK_AOE_INT_NEAR 0x23 */
5048 /* enum: Medford Wireside datapath loopback */
5049 /*               MC_CMD_LOOPBACK_DATA_WS 0x24 */
5050 /* enum: Force link up without setting up any physical loopback (snapper use
5051  * only)
5052  */
5053 /*               MC_CMD_LOOPBACK_FORCE_EXT_LINK 0x25 */
5054 /* Supported loopbacks. */
5055 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_1G_OFST 8
5056 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_1G_LEN 8
5057 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_1G_LO_OFST 8
5058 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_1G_LO_LEN 4
5059 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_1G_LO_LBN 64
5060 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_1G_LO_WIDTH 32
5061 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_1G_HI_OFST 12
5062 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_1G_HI_LEN 4
5063 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_1G_HI_LBN 96
5064 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_1G_HI_WIDTH 32
5065 /*            Enum values, see field(s): */
5066 /*               100M */
5067 /* Supported loopbacks. */
5068 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_10G_OFST 16
5069 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_10G_LEN 8
5070 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_10G_LO_OFST 16
5071 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_10G_LO_LEN 4
5072 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_10G_LO_LBN 128
5073 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_10G_LO_WIDTH 32
5074 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_10G_HI_OFST 20
5075 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_10G_HI_LEN 4
5076 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_10G_HI_LBN 160
5077 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_10G_HI_WIDTH 32
5078 /*            Enum values, see field(s): */
5079 /*               100M */
5080 /* Supported loopbacks. */
5081 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_SUGGESTED_OFST 24
5082 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_SUGGESTED_LEN 8
5083 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_SUGGESTED_LO_OFST 24
5084 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_SUGGESTED_LO_LEN 4
5085 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_SUGGESTED_LO_LBN 192
5086 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_SUGGESTED_LO_WIDTH 32
5087 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_SUGGESTED_HI_OFST 28
5088 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_SUGGESTED_HI_LEN 4
5089 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_SUGGESTED_HI_LBN 224
5090 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_SUGGESTED_HI_WIDTH 32
5091 /*            Enum values, see field(s): */
5092 /*               100M */
5093 /* Supported loopbacks. */
5094 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_40G_OFST 32
5095 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_40G_LEN 8
5096 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_40G_LO_OFST 32
5097 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_40G_LO_LEN 4
5098 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_40G_LO_LBN 256
5099 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_40G_LO_WIDTH 32
5100 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_40G_HI_OFST 36
5101 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_40G_HI_LEN 4
5102 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_40G_HI_LBN 288
5103 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_40G_HI_WIDTH 32
5104 /*            Enum values, see field(s): */
5105 /*               100M */
5106 /* Supported 25G loopbacks. */
5107 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_25G_OFST 40
5108 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_25G_LEN 8
5109 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_25G_LO_OFST 40
5110 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_25G_LO_LEN 4
5111 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_25G_LO_LBN 320
5112 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_25G_LO_WIDTH 32
5113 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_25G_HI_OFST 44
5114 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_25G_HI_LEN 4
5115 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_25G_HI_LBN 352
5116 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_25G_HI_WIDTH 32
5117 /*            Enum values, see field(s): */
5118 /*               100M */
5119 /* Supported 50 loopbacks. */
5120 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_50G_OFST 48
5121 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_50G_LEN 8
5122 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_50G_LO_OFST 48
5123 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_50G_LO_LEN 4
5124 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_50G_LO_LBN 384
5125 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_50G_LO_WIDTH 32
5126 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_50G_HI_OFST 52
5127 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_50G_HI_LEN 4
5128 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_50G_HI_LBN 416
5129 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_50G_HI_WIDTH 32
5130 /*            Enum values, see field(s): */
5131 /*               100M */
5132 /* Supported 100G loopbacks. */
5133 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_100G_OFST 56
5134 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_100G_LEN 8
5135 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_100G_LO_OFST 56
5136 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_100G_LO_LEN 4
5137 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_100G_LO_LBN 448
5138 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_100G_LO_WIDTH 32
5139 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_100G_HI_OFST 60
5140 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_100G_HI_LEN 4
5141 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_100G_HI_LBN 480
5142 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_100G_HI_WIDTH 32
5143 /*            Enum values, see field(s): */
5144 /*               100M */
5145
5146 /* AN_TYPE structuredef: Auto-negotiation types defined in IEEE802.3 */
5147 #define AN_TYPE_LEN 4
5148 #define AN_TYPE_TYPE_OFST 0
5149 #define AN_TYPE_TYPE_LEN 4
5150 /* enum: None, AN disabled or not supported */
5151 #define MC_CMD_AN_NONE 0x0
5152 /* enum: Clause 28 - BASE-T */
5153 #define MC_CMD_AN_CLAUSE28 0x1
5154 /* enum: Clause 37 - BASE-X */
5155 #define MC_CMD_AN_CLAUSE37 0x2
5156 /* enum: Clause 73 - BASE-R startup protocol for backplane and copper cable
5157  * assemblies. Includes Clause 72/Clause 92 link-training.
5158  */
5159 #define MC_CMD_AN_CLAUSE73 0x3
5160 #define AN_TYPE_TYPE_LBN 0
5161 #define AN_TYPE_TYPE_WIDTH 32
5162
5163 /* FEC_TYPE structuredef: Forward error correction types defined in IEEE802.3
5164  */
5165 #define FEC_TYPE_LEN 4
5166 #define FEC_TYPE_TYPE_OFST 0
5167 #define FEC_TYPE_TYPE_LEN 4
5168 /* enum: No FEC */
5169 #define MC_CMD_FEC_NONE 0x0
5170 /* enum: Clause 74 BASE-R FEC (a.k.a Firecode) */
5171 #define MC_CMD_FEC_BASER 0x1
5172 /* enum: Clause 91/Clause 108 Reed-Solomon FEC */
5173 #define MC_CMD_FEC_RS 0x2
5174 #define FEC_TYPE_TYPE_LBN 0
5175 #define FEC_TYPE_TYPE_WIDTH 32
5176
5177
5178 /***********************************/
5179 /* MC_CMD_GET_LINK
5180  * Read the unified MAC/PHY link state. Locks required: None Return code: 0,
5181  * ETIME.
5182  */
5183 #define MC_CMD_GET_LINK 0x29
5184 #define MC_CMD_GET_LINK_MSGSET 0x29
5185 #undef  MC_CMD_0x29_PRIVILEGE_CTG
5186
5187 #define MC_CMD_0x29_PRIVILEGE_CTG SRIOV_CTG_GENERAL
5188
5189 /* MC_CMD_GET_LINK_IN msgrequest */
5190 #define MC_CMD_GET_LINK_IN_LEN 0
5191
5192 /* MC_CMD_GET_LINK_OUT msgresponse */
5193 #define MC_CMD_GET_LINK_OUT_LEN 28
5194 /* Near-side advertised capabilities. Refer to
5195  * MC_CMD_GET_PHY_CFG_OUT/SUPPORTED_CAP for bit definitions.
5196  */
5197 #define MC_CMD_GET_LINK_OUT_CAP_OFST 0
5198 #define MC_CMD_GET_LINK_OUT_CAP_LEN 4
5199 /* Link-partner advertised capabilities. Refer to
5200  * MC_CMD_GET_PHY_CFG_OUT/SUPPORTED_CAP for bit definitions.
5201  */
5202 #define MC_CMD_GET_LINK_OUT_LP_CAP_OFST 4
5203 #define MC_CMD_GET_LINK_OUT_LP_CAP_LEN 4
5204 /* Autonegotiated speed in mbit/s. The link may still be down even if this
5205  * reads non-zero.
5206  */
5207 #define MC_CMD_GET_LINK_OUT_LINK_SPEED_OFST 8
5208 #define MC_CMD_GET_LINK_OUT_LINK_SPEED_LEN 4
5209 /* Current loopback setting. */
5210 #define MC_CMD_GET_LINK_OUT_LOOPBACK_MODE_OFST 12
5211 #define MC_CMD_GET_LINK_OUT_LOOPBACK_MODE_LEN 4
5212 /*            Enum values, see field(s): */
5213 /*               MC_CMD_GET_LOOPBACK_MODES/MC_CMD_GET_LOOPBACK_MODES_OUT/100M */
5214 #define MC_CMD_GET_LINK_OUT_FLAGS_OFST 16
5215 #define MC_CMD_GET_LINK_OUT_FLAGS_LEN 4
5216 #define MC_CMD_GET_LINK_OUT_LINK_UP_OFST 16
5217 #define MC_CMD_GET_LINK_OUT_LINK_UP_LBN 0
5218 #define MC_CMD_GET_LINK_OUT_LINK_UP_WIDTH 1
5219 #define MC_CMD_GET_LINK_OUT_FULL_DUPLEX_OFST 16
5220 #define MC_CMD_GET_LINK_OUT_FULL_DUPLEX_LBN 1
5221 #define MC_CMD_GET_LINK_OUT_FULL_DUPLEX_WIDTH 1
5222 #define MC_CMD_GET_LINK_OUT_BPX_LINK_OFST 16
5223 #define MC_CMD_GET_LINK_OUT_BPX_LINK_LBN 2
5224 #define MC_CMD_GET_LINK_OUT_BPX_LINK_WIDTH 1
5225 #define MC_CMD_GET_LINK_OUT_PHY_LINK_OFST 16
5226 #define MC_CMD_GET_LINK_OUT_PHY_LINK_LBN 3
5227 #define MC_CMD_GET_LINK_OUT_PHY_LINK_WIDTH 1
5228 #define MC_CMD_GET_LINK_OUT_LINK_FAULT_RX_OFST 16
5229 #define MC_CMD_GET_LINK_OUT_LINK_FAULT_RX_LBN 6
5230 #define MC_CMD_GET_LINK_OUT_LINK_FAULT_RX_WIDTH 1
5231 #define MC_CMD_GET_LINK_OUT_LINK_FAULT_TX_OFST 16
5232 #define MC_CMD_GET_LINK_OUT_LINK_FAULT_TX_LBN 7
5233 #define MC_CMD_GET_LINK_OUT_LINK_FAULT_TX_WIDTH 1
5234 #define MC_CMD_GET_LINK_OUT_MODULE_UP_VALID_OFST 16
5235 #define MC_CMD_GET_LINK_OUT_MODULE_UP_VALID_LBN 8
5236 #define MC_CMD_GET_LINK_OUT_MODULE_UP_VALID_WIDTH 1
5237 #define MC_CMD_GET_LINK_OUT_MODULE_UP_OFST 16
5238 #define MC_CMD_GET_LINK_OUT_MODULE_UP_LBN 9
5239 #define MC_CMD_GET_LINK_OUT_MODULE_UP_WIDTH 1
5240 /* This returns the negotiated flow control value. */
5241 #define MC_CMD_GET_LINK_OUT_FCNTL_OFST 20
5242 #define MC_CMD_GET_LINK_OUT_FCNTL_LEN 4
5243 /*            Enum values, see field(s): */
5244 /*               MC_CMD_SET_MAC/MC_CMD_SET_MAC_IN/FCNTL */
5245 #define MC_CMD_GET_LINK_OUT_MAC_FAULT_OFST 24
5246 #define MC_CMD_GET_LINK_OUT_MAC_FAULT_LEN 4
5247 #define MC_CMD_MAC_FAULT_XGMII_LOCAL_OFST 24
5248 #define MC_CMD_MAC_FAULT_XGMII_LOCAL_LBN 0
5249 #define MC_CMD_MAC_FAULT_XGMII_LOCAL_WIDTH 1
5250 #define MC_CMD_MAC_FAULT_XGMII_REMOTE_OFST 24
5251 #define MC_CMD_MAC_FAULT_XGMII_REMOTE_LBN 1
5252 #define MC_CMD_MAC_FAULT_XGMII_REMOTE_WIDTH 1
5253 #define MC_CMD_MAC_FAULT_SGMII_REMOTE_OFST 24
5254 #define MC_CMD_MAC_FAULT_SGMII_REMOTE_LBN 2
5255 #define MC_CMD_MAC_FAULT_SGMII_REMOTE_WIDTH 1
5256 #define MC_CMD_MAC_FAULT_PENDING_RECONFIG_OFST 24
5257 #define MC_CMD_MAC_FAULT_PENDING_RECONFIG_LBN 3
5258 #define MC_CMD_MAC_FAULT_PENDING_RECONFIG_WIDTH 1
5259
5260 /* MC_CMD_GET_LINK_OUT_V2 msgresponse: Extended link state information */
5261 #define MC_CMD_GET_LINK_OUT_V2_LEN 44
5262 /* Near-side advertised capabilities. Refer to
5263  * MC_CMD_GET_PHY_CFG_OUT/SUPPORTED_CAP for bit definitions.
5264  */
5265 #define MC_CMD_GET_LINK_OUT_V2_CAP_OFST 0
5266 #define MC_CMD_GET_LINK_OUT_V2_CAP_LEN 4
5267 /* Link-partner advertised capabilities. Refer to
5268  * MC_CMD_GET_PHY_CFG_OUT/SUPPORTED_CAP for bit definitions.
5269  */
5270 #define MC_CMD_GET_LINK_OUT_V2_LP_CAP_OFST 4
5271 #define MC_CMD_GET_LINK_OUT_V2_LP_CAP_LEN 4
5272 /* Autonegotiated speed in mbit/s. The link may still be down even if this
5273  * reads non-zero.
5274  */
5275 #define MC_CMD_GET_LINK_OUT_V2_LINK_SPEED_OFST 8
5276 #define MC_CMD_GET_LINK_OUT_V2_LINK_SPEED_LEN 4
5277 /* Current loopback setting. */
5278 #define MC_CMD_GET_LINK_OUT_V2_LOOPBACK_MODE_OFST 12
5279 #define MC_CMD_GET_LINK_OUT_V2_LOOPBACK_MODE_LEN 4
5280 /*            Enum values, see field(s): */
5281 /*               MC_CMD_GET_LOOPBACK_MODES/MC_CMD_GET_LOOPBACK_MODES_OUT/100M */
5282 #define MC_CMD_GET_LINK_OUT_V2_FLAGS_OFST 16
5283 #define MC_CMD_GET_LINK_OUT_V2_FLAGS_LEN 4
5284 #define MC_CMD_GET_LINK_OUT_V2_LINK_UP_OFST 16
5285 #define MC_CMD_GET_LINK_OUT_V2_LINK_UP_LBN 0
5286 #define MC_CMD_GET_LINK_OUT_V2_LINK_UP_WIDTH 1
5287 #define MC_CMD_GET_LINK_OUT_V2_FULL_DUPLEX_OFST 16
5288 #define MC_CMD_GET_LINK_OUT_V2_FULL_DUPLEX_LBN 1
5289 #define MC_CMD_GET_LINK_OUT_V2_FULL_DUPLEX_WIDTH 1
5290 #define MC_CMD_GET_LINK_OUT_V2_BPX_LINK_OFST 16
5291 #define MC_CMD_GET_LINK_OUT_V2_BPX_LINK_LBN 2
5292 #define MC_CMD_GET_LINK_OUT_V2_BPX_LINK_WIDTH 1
5293 #define MC_CMD_GET_LINK_OUT_V2_PHY_LINK_OFST 16
5294 #define MC_CMD_GET_LINK_OUT_V2_PHY_LINK_LBN 3
5295 #define MC_CMD_GET_LINK_OUT_V2_PHY_LINK_WIDTH 1
5296 #define MC_CMD_GET_LINK_OUT_V2_LINK_FAULT_RX_OFST 16
5297 #define MC_CMD_GET_LINK_OUT_V2_LINK_FAULT_RX_LBN 6
5298 #define MC_CMD_GET_LINK_OUT_V2_LINK_FAULT_RX_WIDTH 1
5299 #define MC_CMD_GET_LINK_OUT_V2_LINK_FAULT_TX_OFST 16
5300 #define MC_CMD_GET_LINK_OUT_V2_LINK_FAULT_TX_LBN 7
5301 #define MC_CMD_GET_LINK_OUT_V2_LINK_FAULT_TX_WIDTH 1
5302 #define MC_CMD_GET_LINK_OUT_V2_MODULE_UP_VALID_OFST 16
5303 #define MC_CMD_GET_LINK_OUT_V2_MODULE_UP_VALID_LBN 8
5304 #define MC_CMD_GET_LINK_OUT_V2_MODULE_UP_VALID_WIDTH 1
5305 #define MC_CMD_GET_LINK_OUT_V2_MODULE_UP_OFST 16
5306 #define MC_CMD_GET_LINK_OUT_V2_MODULE_UP_LBN 9
5307 #define MC_CMD_GET_LINK_OUT_V2_MODULE_UP_WIDTH 1
5308 /* This returns the negotiated flow control value. */
5309 #define MC_CMD_GET_LINK_OUT_V2_FCNTL_OFST 20
5310 #define MC_CMD_GET_LINK_OUT_V2_FCNTL_LEN 4
5311 /*            Enum values, see field(s): */
5312 /*               MC_CMD_SET_MAC/MC_CMD_SET_MAC_IN/FCNTL */
5313 #define MC_CMD_GET_LINK_OUT_V2_MAC_FAULT_OFST 24
5314 #define MC_CMD_GET_LINK_OUT_V2_MAC_FAULT_LEN 4
5315 /*             MC_CMD_MAC_FAULT_XGMII_LOCAL_OFST 24 */
5316 /*             MC_CMD_MAC_FAULT_XGMII_LOCAL_LBN 0 */
5317 /*             MC_CMD_MAC_FAULT_XGMII_LOCAL_WIDTH 1 */
5318 /*             MC_CMD_MAC_FAULT_XGMII_REMOTE_OFST 24 */
5319 /*             MC_CMD_MAC_FAULT_XGMII_REMOTE_LBN 1 */
5320 /*             MC_CMD_MAC_FAULT_XGMII_REMOTE_WIDTH 1 */
5321 /*             MC_CMD_MAC_FAULT_SGMII_REMOTE_OFST 24 */
5322 /*             MC_CMD_MAC_FAULT_SGMII_REMOTE_LBN 2 */
5323 /*             MC_CMD_MAC_FAULT_SGMII_REMOTE_WIDTH 1 */
5324 /*             MC_CMD_MAC_FAULT_PENDING_RECONFIG_OFST 24 */
5325 /*             MC_CMD_MAC_FAULT_PENDING_RECONFIG_LBN 3 */
5326 /*             MC_CMD_MAC_FAULT_PENDING_RECONFIG_WIDTH 1 */
5327 /* True local device capabilities (taking into account currently used PMD/MDI,
5328  * e.g. plugged-in module). In general, subset of
5329  * MC_CMD_GET_PHY_CFG_OUT/SUPPORTED_CAP, but may include extra _FEC_REQUEST
5330  * bits, if the PMD requires FEC. 0 if unknown (e.g. module unplugged). Equal
5331  * to SUPPORTED_CAP for non-pluggable PMDs. Refer to
5332  * MC_CMD_GET_PHY_CFG_OUT/SUPPORTED_CAP for bit definitions.
5333  */
5334 #define MC_CMD_GET_LINK_OUT_V2_LD_CAP_OFST 28
5335 #define MC_CMD_GET_LINK_OUT_V2_LD_CAP_LEN 4
5336 /* Auto-negotiation type used on the link */
5337 #define MC_CMD_GET_LINK_OUT_V2_AN_TYPE_OFST 32
5338 #define MC_CMD_GET_LINK_OUT_V2_AN_TYPE_LEN 4
5339 /*            Enum values, see field(s): */
5340 /*               AN_TYPE/TYPE */
5341 /* Forward error correction used on the link */
5342 #define MC_CMD_GET_LINK_OUT_V2_FEC_TYPE_OFST 36
5343 #define MC_CMD_GET_LINK_OUT_V2_FEC_TYPE_LEN 4
5344 /*            Enum values, see field(s): */
5345 /*               FEC_TYPE/TYPE */
5346 #define MC_CMD_GET_LINK_OUT_V2_EXT_FLAGS_OFST 40
5347 #define MC_CMD_GET_LINK_OUT_V2_EXT_FLAGS_LEN 4
5348 #define MC_CMD_GET_LINK_OUT_V2_PMD_MDI_CONNECTED_OFST 40
5349 #define MC_CMD_GET_LINK_OUT_V2_PMD_MDI_CONNECTED_LBN 0
5350 #define MC_CMD_GET_LINK_OUT_V2_PMD_MDI_CONNECTED_WIDTH 1
5351 #define MC_CMD_GET_LINK_OUT_V2_PMD_READY_OFST 40
5352 #define MC_CMD_GET_LINK_OUT_V2_PMD_READY_LBN 1
5353 #define MC_CMD_GET_LINK_OUT_V2_PMD_READY_WIDTH 1
5354 #define MC_CMD_GET_LINK_OUT_V2_PMD_LINK_UP_OFST 40
5355 #define MC_CMD_GET_LINK_OUT_V2_PMD_LINK_UP_LBN 2
5356 #define MC_CMD_GET_LINK_OUT_V2_PMD_LINK_UP_WIDTH 1
5357 #define MC_CMD_GET_LINK_OUT_V2_PMA_LINK_UP_OFST 40
5358 #define MC_CMD_GET_LINK_OUT_V2_PMA_LINK_UP_LBN 3
5359 #define MC_CMD_GET_LINK_OUT_V2_PMA_LINK_UP_WIDTH 1
5360 #define MC_CMD_GET_LINK_OUT_V2_PCS_LOCK_OFST 40
5361 #define MC_CMD_GET_LINK_OUT_V2_PCS_LOCK_LBN 4
5362 #define MC_CMD_GET_LINK_OUT_V2_PCS_LOCK_WIDTH 1
5363 #define MC_CMD_GET_LINK_OUT_V2_ALIGN_LOCK_OFST 40
5364 #define MC_CMD_GET_LINK_OUT_V2_ALIGN_LOCK_LBN 5
5365 #define MC_CMD_GET_LINK_OUT_V2_ALIGN_LOCK_WIDTH 1
5366 #define MC_CMD_GET_LINK_OUT_V2_HI_BER_OFST 40
5367 #define MC_CMD_GET_LINK_OUT_V2_HI_BER_LBN 6
5368 #define MC_CMD_GET_LINK_OUT_V2_HI_BER_WIDTH 1
5369 #define MC_CMD_GET_LINK_OUT_V2_FEC_LOCK_OFST 40
5370 #define MC_CMD_GET_LINK_OUT_V2_FEC_LOCK_LBN 7
5371 #define MC_CMD_GET_LINK_OUT_V2_FEC_LOCK_WIDTH 1
5372 #define MC_CMD_GET_LINK_OUT_V2_AN_DONE_OFST 40
5373 #define MC_CMD_GET_LINK_OUT_V2_AN_DONE_LBN 8
5374 #define MC_CMD_GET_LINK_OUT_V2_AN_DONE_WIDTH 1
5375 #define MC_CMD_GET_LINK_OUT_V2_PORT_SHUTDOWN_OFST 40
5376 #define MC_CMD_GET_LINK_OUT_V2_PORT_SHUTDOWN_LBN 9
5377 #define MC_CMD_GET_LINK_OUT_V2_PORT_SHUTDOWN_WIDTH 1
5378
5379
5380 /***********************************/
5381 /* MC_CMD_SET_LINK
5382  * Write the unified MAC/PHY link configuration. Locks required: None. Return
5383  * code: 0, EINVAL, ETIME, EAGAIN
5384  */
5385 #define MC_CMD_SET_LINK 0x2a
5386 #define MC_CMD_SET_LINK_MSGSET 0x2a
5387 #undef  MC_CMD_0x2a_PRIVILEGE_CTG
5388
5389 #define MC_CMD_0x2a_PRIVILEGE_CTG SRIOV_CTG_LINK
5390
5391 /* MC_CMD_SET_LINK_IN msgrequest */
5392 #define MC_CMD_SET_LINK_IN_LEN 16
5393 /* Near-side advertised capabilities. Refer to
5394  * MC_CMD_GET_PHY_CFG_OUT/SUPPORTED_CAP for bit definitions.
5395  */
5396 #define MC_CMD_SET_LINK_IN_CAP_OFST 0
5397 #define MC_CMD_SET_LINK_IN_CAP_LEN 4
5398 /* Flags */
5399 #define MC_CMD_SET_LINK_IN_FLAGS_OFST 4
5400 #define MC_CMD_SET_LINK_IN_FLAGS_LEN 4
5401 #define MC_CMD_SET_LINK_IN_LOWPOWER_OFST 4
5402 #define MC_CMD_SET_LINK_IN_LOWPOWER_LBN 0
5403 #define MC_CMD_SET_LINK_IN_LOWPOWER_WIDTH 1
5404 #define MC_CMD_SET_LINK_IN_POWEROFF_OFST 4
5405 #define MC_CMD_SET_LINK_IN_POWEROFF_LBN 1
5406 #define MC_CMD_SET_LINK_IN_POWEROFF_WIDTH 1
5407 #define MC_CMD_SET_LINK_IN_TXDIS_OFST 4
5408 #define MC_CMD_SET_LINK_IN_TXDIS_LBN 2
5409 #define MC_CMD_SET_LINK_IN_TXDIS_WIDTH 1
5410 #define MC_CMD_SET_LINK_IN_LINKDOWN_OFST 4
5411 #define MC_CMD_SET_LINK_IN_LINKDOWN_LBN 3
5412 #define MC_CMD_SET_LINK_IN_LINKDOWN_WIDTH 1
5413 /* Loopback mode. */
5414 #define MC_CMD_SET_LINK_IN_LOOPBACK_MODE_OFST 8
5415 #define MC_CMD_SET_LINK_IN_LOOPBACK_MODE_LEN 4
5416 /*            Enum values, see field(s): */
5417 /*               MC_CMD_GET_LOOPBACK_MODES/MC_CMD_GET_LOOPBACK_MODES_OUT/100M */
5418 /* A loopback speed of "0" is supported, and means (choose any available
5419  * speed).
5420  */
5421 #define MC_CMD_SET_LINK_IN_LOOPBACK_SPEED_OFST 12
5422 #define MC_CMD_SET_LINK_IN_LOOPBACK_SPEED_LEN 4
5423
5424 /* MC_CMD_SET_LINK_IN_V2 msgrequest: Updated SET_LINK to include sequence
5425  * number to ensure this SET_LINK command corresponds to the latest
5426  * MODULECHANGE event.
5427  */
5428 #define MC_CMD_SET_LINK_IN_V2_LEN 17
5429 /* Near-side advertised capabilities. Refer to
5430  * MC_CMD_GET_PHY_CFG_OUT/SUPPORTED_CAP for bit definitions.
5431  */
5432 #define MC_CMD_SET_LINK_IN_V2_CAP_OFST 0
5433 #define MC_CMD_SET_LINK_IN_V2_CAP_LEN 4
5434 /* Flags */
5435 #define MC_CMD_SET_LINK_IN_V2_FLAGS_OFST 4
5436 #define MC_CMD_SET_LINK_IN_V2_FLAGS_LEN 4
5437 #define MC_CMD_SET_LINK_IN_V2_LOWPOWER_OFST 4
5438 #define MC_CMD_SET_LINK_IN_V2_LOWPOWER_LBN 0
5439 #define MC_CMD_SET_LINK_IN_V2_LOWPOWER_WIDTH 1
5440 #define MC_CMD_SET_LINK_IN_V2_POWEROFF_OFST 4
5441 #define MC_CMD_SET_LINK_IN_V2_POWEROFF_LBN 1
5442 #define MC_CMD_SET_LINK_IN_V2_POWEROFF_WIDTH 1
5443 #define MC_CMD_SET_LINK_IN_V2_TXDIS_OFST 4
5444 #define MC_CMD_SET_LINK_IN_V2_TXDIS_LBN 2
5445 #define MC_CMD_SET_LINK_IN_V2_TXDIS_WIDTH 1
5446 #define MC_CMD_SET_LINK_IN_V2_LINKDOWN_OFST 4
5447 #define MC_CMD_SET_LINK_IN_V2_LINKDOWN_LBN 3
5448 #define MC_CMD_SET_LINK_IN_V2_LINKDOWN_WIDTH 1
5449 /* Loopback mode. */
5450 #define MC_CMD_SET_LINK_IN_V2_LOOPBACK_MODE_OFST 8
5451 #define MC_CMD_SET_LINK_IN_V2_LOOPBACK_MODE_LEN 4
5452 /*            Enum values, see field(s): */
5453 /*               MC_CMD_GET_LOOPBACK_MODES/MC_CMD_GET_LOOPBACK_MODES_OUT/100M */
5454 /* A loopback speed of "0" is supported, and means (choose any available
5455  * speed).
5456  */
5457 #define MC_CMD_SET_LINK_IN_V2_LOOPBACK_SPEED_OFST 12
5458 #define MC_CMD_SET_LINK_IN_V2_LOOPBACK_SPEED_LEN 4
5459 #define MC_CMD_SET_LINK_IN_V2_MODULE_SEQ_OFST 16
5460 #define MC_CMD_SET_LINK_IN_V2_MODULE_SEQ_LEN 1
5461 #define MC_CMD_SET_LINK_IN_V2_MODULE_SEQ_NUMBER_OFST 16
5462 #define MC_CMD_SET_LINK_IN_V2_MODULE_SEQ_NUMBER_LBN 0
5463 #define MC_CMD_SET_LINK_IN_V2_MODULE_SEQ_NUMBER_WIDTH 7
5464 #define MC_CMD_SET_LINK_IN_V2_MODULE_SEQ_IGNORE_OFST 16
5465 #define MC_CMD_SET_LINK_IN_V2_MODULE_SEQ_IGNORE_LBN 7
5466 #define MC_CMD_SET_LINK_IN_V2_MODULE_SEQ_IGNORE_WIDTH 1
5467
5468 /* MC_CMD_SET_LINK_OUT msgresponse */
5469 #define MC_CMD_SET_LINK_OUT_LEN 0
5470
5471
5472 /***********************************/
5473 /* MC_CMD_SET_ID_LED
5474  * Set identification LED state. Locks required: None. Return code: 0, EINVAL
5475  */
5476 #define MC_CMD_SET_ID_LED 0x2b
5477 #define MC_CMD_SET_ID_LED_MSGSET 0x2b
5478 #undef  MC_CMD_0x2b_PRIVILEGE_CTG
5479
5480 #define MC_CMD_0x2b_PRIVILEGE_CTG SRIOV_CTG_LINK
5481
5482 /* MC_CMD_SET_ID_LED_IN msgrequest */
5483 #define MC_CMD_SET_ID_LED_IN_LEN 4
5484 /* Set LED state. */
5485 #define MC_CMD_SET_ID_LED_IN_STATE_OFST 0
5486 #define MC_CMD_SET_ID_LED_IN_STATE_LEN 4
5487 #define MC_CMD_LED_OFF 0x0 /* enum */
5488 #define MC_CMD_LED_ON 0x1 /* enum */
5489 #define MC_CMD_LED_DEFAULT 0x2 /* enum */
5490
5491 /* MC_CMD_SET_ID_LED_OUT msgresponse */
5492 #define MC_CMD_SET_ID_LED_OUT_LEN 0
5493
5494
5495 /***********************************/
5496 /* MC_CMD_SET_MAC
5497  * Set MAC configuration. Locks required: None. Return code: 0, EINVAL
5498  */
5499 #define MC_CMD_SET_MAC 0x2c
5500 #define MC_CMD_SET_MAC_MSGSET 0x2c
5501 #undef  MC_CMD_0x2c_PRIVILEGE_CTG
5502
5503 #define MC_CMD_0x2c_PRIVILEGE_CTG SRIOV_CTG_GENERAL
5504
5505 /* MC_CMD_SET_MAC_IN msgrequest */
5506 #define MC_CMD_SET_MAC_IN_LEN 28
5507 /* The MTU is the MTU programmed directly into the XMAC/GMAC (inclusive of
5508  * EtherII, VLAN, bug16011 padding).
5509  */
5510 #define MC_CMD_SET_MAC_IN_MTU_OFST 0
5511 #define MC_CMD_SET_MAC_IN_MTU_LEN 4
5512 #define MC_CMD_SET_MAC_IN_DRAIN_OFST 4
5513 #define MC_CMD_SET_MAC_IN_DRAIN_LEN 4
5514 #define MC_CMD_SET_MAC_IN_ADDR_OFST 8
5515 #define MC_CMD_SET_MAC_IN_ADDR_LEN 8
5516 #define MC_CMD_SET_MAC_IN_ADDR_LO_OFST 8
5517 #define MC_CMD_SET_MAC_IN_ADDR_LO_LEN 4
5518 #define MC_CMD_SET_MAC_IN_ADDR_LO_LBN 64
5519 #define MC_CMD_SET_MAC_IN_ADDR_LO_WIDTH 32
5520 #define MC_CMD_SET_MAC_IN_ADDR_HI_OFST 12
5521 #define MC_CMD_SET_MAC_IN_ADDR_HI_LEN 4
5522 #define MC_CMD_SET_MAC_IN_ADDR_HI_LBN 96
5523 #define MC_CMD_SET_MAC_IN_ADDR_HI_WIDTH 32
5524 #define MC_CMD_SET_MAC_IN_REJECT_OFST 16
5525 #define MC_CMD_SET_MAC_IN_REJECT_LEN 4
5526 #define MC_CMD_SET_MAC_IN_REJECT_UNCST_OFST 16
5527 #define MC_CMD_SET_MAC_IN_REJECT_UNCST_LBN 0
5528 #define MC_CMD_SET_MAC_IN_REJECT_UNCST_WIDTH 1
5529 #define MC_CMD_SET_MAC_IN_REJECT_BRDCST_OFST 16
5530 #define MC_CMD_SET_MAC_IN_REJECT_BRDCST_LBN 1
5531 #define MC_CMD_SET_MAC_IN_REJECT_BRDCST_WIDTH 1
5532 #define MC_CMD_SET_MAC_IN_FCNTL_OFST 20
5533 #define MC_CMD_SET_MAC_IN_FCNTL_LEN 4
5534 /* enum: Flow control is off. */
5535 #define MC_CMD_FCNTL_OFF 0x0
5536 /* enum: Respond to flow control. */
5537 #define MC_CMD_FCNTL_RESPOND 0x1
5538 /* enum: Respond to and Issue flow control. */
5539 #define MC_CMD_FCNTL_BIDIR 0x2
5540 /* enum: Auto neg flow control. */
5541 #define MC_CMD_FCNTL_AUTO 0x3
5542 /* enum: Priority flow control (eftest builds only). */
5543 #define MC_CMD_FCNTL_QBB 0x4
5544 /* enum: Issue flow control. */
5545 #define MC_CMD_FCNTL_GENERATE 0x5
5546 #define MC_CMD_SET_MAC_IN_FLAGS_OFST 24
5547 #define MC_CMD_SET_MAC_IN_FLAGS_LEN 4
5548 #define MC_CMD_SET_MAC_IN_FLAG_INCLUDE_FCS_OFST 24
5549 #define MC_CMD_SET_MAC_IN_FLAG_INCLUDE_FCS_LBN 0
5550 #define MC_CMD_SET_MAC_IN_FLAG_INCLUDE_FCS_WIDTH 1
5551
5552 /* MC_CMD_SET_MAC_EXT_IN msgrequest */
5553 #define MC_CMD_SET_MAC_EXT_IN_LEN 32
5554 /* The MTU is the MTU programmed directly into the XMAC/GMAC (inclusive of
5555  * EtherII, VLAN, bug16011 padding).
5556  */
5557 #define MC_CMD_SET_MAC_EXT_IN_MTU_OFST 0
5558 #define MC_CMD_SET_MAC_EXT_IN_MTU_LEN 4
5559 #define MC_CMD_SET_MAC_EXT_IN_DRAIN_OFST 4
5560 #define MC_CMD_SET_MAC_EXT_IN_DRAIN_LEN 4
5561 #define MC_CMD_SET_MAC_EXT_IN_ADDR_OFST 8
5562 #define MC_CMD_SET_MAC_EXT_IN_ADDR_LEN 8
5563 #define MC_CMD_SET_MAC_EXT_IN_ADDR_LO_OFST 8
5564 #define MC_CMD_SET_MAC_EXT_IN_ADDR_LO_LEN 4
5565 #define MC_CMD_SET_MAC_EXT_IN_ADDR_LO_LBN 64
5566 #define MC_CMD_SET_MAC_EXT_IN_ADDR_LO_WIDTH 32
5567 #define MC_CMD_SET_MAC_EXT_IN_ADDR_HI_OFST 12
5568 #define MC_CMD_SET_MAC_EXT_IN_ADDR_HI_LEN 4
5569 #define MC_CMD_SET_MAC_EXT_IN_ADDR_HI_LBN 96
5570 #define MC_CMD_SET_MAC_EXT_IN_ADDR_HI_WIDTH 32
5571 #define MC_CMD_SET_MAC_EXT_IN_REJECT_OFST 16
5572 #define MC_CMD_SET_MAC_EXT_IN_REJECT_LEN 4
5573 #define MC_CMD_SET_MAC_EXT_IN_REJECT_UNCST_OFST 16
5574 #define MC_CMD_SET_MAC_EXT_IN_REJECT_UNCST_LBN 0
5575 #define MC_CMD_SET_MAC_EXT_IN_REJECT_UNCST_WIDTH 1
5576 #define MC_CMD_SET_MAC_EXT_IN_REJECT_BRDCST_OFST 16
5577 #define MC_CMD_SET_MAC_EXT_IN_REJECT_BRDCST_LBN 1
5578 #define MC_CMD_SET_MAC_EXT_IN_REJECT_BRDCST_WIDTH 1
5579 #define MC_CMD_SET_MAC_EXT_IN_FCNTL_OFST 20
5580 #define MC_CMD_SET_MAC_EXT_IN_FCNTL_LEN 4
5581 /* enum: Flow control is off. */
5582 /*               MC_CMD_FCNTL_OFF 0x0 */
5583 /* enum: Respond to flow control. */
5584 /*               MC_CMD_FCNTL_RESPOND 0x1 */
5585 /* enum: Respond to and Issue flow control. */
5586 /*               MC_CMD_FCNTL_BIDIR 0x2 */
5587 /* enum: Auto neg flow control. */
5588 /*               MC_CMD_FCNTL_AUTO 0x3 */
5589 /* enum: Priority flow control (eftest builds only). */
5590 /*               MC_CMD_FCNTL_QBB 0x4 */
5591 /* enum: Issue flow control. */
5592 /*               MC_CMD_FCNTL_GENERATE 0x5 */
5593 #define MC_CMD_SET_MAC_EXT_IN_FLAGS_OFST 24
5594 #define MC_CMD_SET_MAC_EXT_IN_FLAGS_LEN 4
5595 #define MC_CMD_SET_MAC_EXT_IN_FLAG_INCLUDE_FCS_OFST 24
5596 #define MC_CMD_SET_MAC_EXT_IN_FLAG_INCLUDE_FCS_LBN 0
5597 #define MC_CMD_SET_MAC_EXT_IN_FLAG_INCLUDE_FCS_WIDTH 1
5598 /* Select which parameters to configure. A parameter will only be modified if
5599  * the corresponding control flag is set. If SET_MAC_ENHANCED is not set in
5600  * capabilities then this field is ignored (and all flags are assumed to be
5601  * set).
5602  */
5603 #define MC_CMD_SET_MAC_EXT_IN_CONTROL_OFST 28
5604 #define MC_CMD_SET_MAC_EXT_IN_CONTROL_LEN 4
5605 #define MC_CMD_SET_MAC_EXT_IN_CFG_MTU_OFST 28
5606 #define MC_CMD_SET_MAC_EXT_IN_CFG_MTU_LBN 0
5607 #define MC_CMD_SET_MAC_EXT_IN_CFG_MTU_WIDTH 1
5608 #define MC_CMD_SET_MAC_EXT_IN_CFG_DRAIN_OFST 28
5609 #define MC_CMD_SET_MAC_EXT_IN_CFG_DRAIN_LBN 1
5610 #define MC_CMD_SET_MAC_EXT_IN_CFG_DRAIN_WIDTH 1
5611 #define MC_CMD_SET_MAC_EXT_IN_CFG_REJECT_OFST 28
5612 #define MC_CMD_SET_MAC_EXT_IN_CFG_REJECT_LBN 2
5613 #define MC_CMD_SET_MAC_EXT_IN_CFG_REJECT_WIDTH 1
5614 #define MC_CMD_SET_MAC_EXT_IN_CFG_FCNTL_OFST 28
5615 #define MC_CMD_SET_MAC_EXT_IN_CFG_FCNTL_LBN 3
5616 #define MC_CMD_SET_MAC_EXT_IN_CFG_FCNTL_WIDTH 1
5617 #define MC_CMD_SET_MAC_EXT_IN_CFG_FCS_OFST 28
5618 #define MC_CMD_SET_MAC_EXT_IN_CFG_FCS_LBN 4
5619 #define MC_CMD_SET_MAC_EXT_IN_CFG_FCS_WIDTH 1
5620
5621 /* MC_CMD_SET_MAC_V3_IN msgrequest */
5622 #define MC_CMD_SET_MAC_V3_IN_LEN 40
5623 /* The MTU is the MTU programmed directly into the XMAC/GMAC (inclusive of
5624  * EtherII, VLAN, bug16011 padding).
5625  */
5626 #define MC_CMD_SET_MAC_V3_IN_MTU_OFST 0
5627 #define MC_CMD_SET_MAC_V3_IN_MTU_LEN 4
5628 #define MC_CMD_SET_MAC_V3_IN_DRAIN_OFST 4
5629 #define MC_CMD_SET_MAC_V3_IN_DRAIN_LEN 4
5630 #define MC_CMD_SET_MAC_V3_IN_ADDR_OFST 8
5631 #define MC_CMD_SET_MAC_V3_IN_ADDR_LEN 8
5632 #define MC_CMD_SET_MAC_V3_IN_ADDR_LO_OFST 8
5633 #define MC_CMD_SET_MAC_V3_IN_ADDR_LO_LEN 4
5634 #define MC_CMD_SET_MAC_V3_IN_ADDR_LO_LBN 64
5635 #define MC_CMD_SET_MAC_V3_IN_ADDR_LO_WIDTH 32
5636 #define MC_CMD_SET_MAC_V3_IN_ADDR_HI_OFST 12
5637 #define MC_CMD_SET_MAC_V3_IN_ADDR_HI_LEN 4
5638 #define MC_CMD_SET_MAC_V3_IN_ADDR_HI_LBN 96
5639 #define MC_CMD_SET_MAC_V3_IN_ADDR_HI_WIDTH 32
5640 #define MC_CMD_SET_MAC_V3_IN_REJECT_OFST 16
5641 #define MC_CMD_SET_MAC_V3_IN_REJECT_LEN 4
5642 #define MC_CMD_SET_MAC_V3_IN_REJECT_UNCST_OFST 16
5643 #define MC_CMD_SET_MAC_V3_IN_REJECT_UNCST_LBN 0
5644 #define MC_CMD_SET_MAC_V3_IN_REJECT_UNCST_WIDTH 1
5645 #define MC_CMD_SET_MAC_V3_IN_REJECT_BRDCST_OFST 16
5646 #define MC_CMD_SET_MAC_V3_IN_REJECT_BRDCST_LBN 1
5647 #define MC_CMD_SET_MAC_V3_IN_REJECT_BRDCST_WIDTH 1
5648 #define MC_CMD_SET_MAC_V3_IN_FCNTL_OFST 20
5649 #define MC_CMD_SET_MAC_V3_IN_FCNTL_LEN 4
5650 /* enum: Flow control is off. */
5651 /*               MC_CMD_FCNTL_OFF 0x0 */
5652 /* enum: Respond to flow control. */
5653 /*               MC_CMD_FCNTL_RESPOND 0x1 */
5654 /* enum: Respond to and Issue flow control. */
5655 /*               MC_CMD_FCNTL_BIDIR 0x2 */
5656 /* enum: Auto neg flow control. */
5657 /*               MC_CMD_FCNTL_AUTO 0x3 */
5658 /* enum: Priority flow control (eftest builds only). */
5659 /*               MC_CMD_FCNTL_QBB 0x4 */
5660 /* enum: Issue flow control. */
5661 /*               MC_CMD_FCNTL_GENERATE 0x5 */
5662 #define MC_CMD_SET_MAC_V3_IN_FLAGS_OFST 24
5663 #define MC_CMD_SET_MAC_V3_IN_FLAGS_LEN 4
5664 #define MC_CMD_SET_MAC_V3_IN_FLAG_INCLUDE_FCS_OFST 24
5665 #define MC_CMD_SET_MAC_V3_IN_FLAG_INCLUDE_FCS_LBN 0
5666 #define MC_CMD_SET_MAC_V3_IN_FLAG_INCLUDE_FCS_WIDTH 1
5667 /* Select which parameters to configure. A parameter will only be modified if
5668  * the corresponding control flag is set. If SET_MAC_ENHANCED is not set in
5669  * capabilities then this field is ignored (and all flags are assumed to be
5670  * set).
5671  */
5672 #define MC_CMD_SET_MAC_V3_IN_CONTROL_OFST 28
5673 #define MC_CMD_SET_MAC_V3_IN_CONTROL_LEN 4
5674 #define MC_CMD_SET_MAC_V3_IN_CFG_MTU_OFST 28
5675 #define MC_CMD_SET_MAC_V3_IN_CFG_MTU_LBN 0
5676 #define MC_CMD_SET_MAC_V3_IN_CFG_MTU_WIDTH 1
5677 #define MC_CMD_SET_MAC_V3_IN_CFG_DRAIN_OFST 28
5678 #define MC_CMD_SET_MAC_V3_IN_CFG_DRAIN_LBN 1
5679 #define MC_CMD_SET_MAC_V3_IN_CFG_DRAIN_WIDTH 1
5680 #define MC_CMD_SET_MAC_V3_IN_CFG_REJECT_OFST 28
5681 #define MC_CMD_SET_MAC_V3_IN_CFG_REJECT_LBN 2
5682 #define MC_CMD_SET_MAC_V3_IN_CFG_REJECT_WIDTH 1
5683 #define MC_CMD_SET_MAC_V3_IN_CFG_FCNTL_OFST 28
5684 #define MC_CMD_SET_MAC_V3_IN_CFG_FCNTL_LBN 3
5685 #define MC_CMD_SET_MAC_V3_IN_CFG_FCNTL_WIDTH 1
5686 #define MC_CMD_SET_MAC_V3_IN_CFG_FCS_OFST 28
5687 #define MC_CMD_SET_MAC_V3_IN_CFG_FCS_LBN 4
5688 #define MC_CMD_SET_MAC_V3_IN_CFG_FCS_WIDTH 1
5689 /* Identifies the MAC to update by the specifying the end of a logical MAE
5690  * link. Setting TARGET to MAE_LINK_ENDPOINT_COMPAT is equivalent to using the
5691  * previous version of the command (MC_CMD_SET_MAC_EXT). Not all possible
5692  * combinations of MPORT_END and MPORT_SELECTOR in TARGET will work in all
5693  * circumstances. 1. Some will always work (e.g. a VF can always address its
5694  * logical MAC using MPORT_SELECTOR=ASSIGNED,LINK_END=VNIC), 2. Some are not
5695  * meaningful and will always fail with EINVAL (e.g. attempting to address the
5696  * VNIC end of a link to a physical port), 3. Some are meaningful but require
5697  * the MCDI client to have the required permission and fail with EPERM
5698  * otherwise (e.g. trying to set the MAC on a VF the caller cannot administer),
5699  * and 4. Some could be implementation-specific and fail with ENOTSUP if not
5700  * available (no examples exist right now). See SF-123581-TC section 4.3 for
5701  * more details.
5702  */
5703 #define MC_CMD_SET_MAC_V3_IN_TARGET_OFST 32
5704 #define MC_CMD_SET_MAC_V3_IN_TARGET_LEN 8
5705 #define MC_CMD_SET_MAC_V3_IN_TARGET_LO_OFST 32
5706 #define MC_CMD_SET_MAC_V3_IN_TARGET_LO_LEN 4
5707 #define MC_CMD_SET_MAC_V3_IN_TARGET_LO_LBN 256
5708 #define MC_CMD_SET_MAC_V3_IN_TARGET_LO_WIDTH 32
5709 #define MC_CMD_SET_MAC_V3_IN_TARGET_HI_OFST 36
5710 #define MC_CMD_SET_MAC_V3_IN_TARGET_HI_LEN 4
5711 #define MC_CMD_SET_MAC_V3_IN_TARGET_HI_LBN 288
5712 #define MC_CMD_SET_MAC_V3_IN_TARGET_HI_WIDTH 32
5713 #define MC_CMD_SET_MAC_V3_IN_TARGET_MPORT_SELECTOR_OFST 32
5714 #define MC_CMD_SET_MAC_V3_IN_TARGET_MPORT_SELECTOR_LEN 4
5715 #define MC_CMD_SET_MAC_V3_IN_TARGET_MPORT_SELECTOR_FLAT_OFST 32
5716 #define MC_CMD_SET_MAC_V3_IN_TARGET_MPORT_SELECTOR_FLAT_LEN 4
5717 #define MC_CMD_SET_MAC_V3_IN_TARGET_MPORT_SELECTOR_TYPE_OFST 35
5718 #define MC_CMD_SET_MAC_V3_IN_TARGET_MPORT_SELECTOR_TYPE_LEN 1
5719 #define MC_CMD_SET_MAC_V3_IN_TARGET_MPORT_SELECTOR_MPORT_ID_OFST 32
5720 #define MC_CMD_SET_MAC_V3_IN_TARGET_MPORT_SELECTOR_MPORT_ID_LEN 3
5721 #define MC_CMD_SET_MAC_V3_IN_TARGET_MPORT_SELECTOR_PPORT_ID_LBN 256
5722 #define MC_CMD_SET_MAC_V3_IN_TARGET_MPORT_SELECTOR_PPORT_ID_WIDTH 4
5723 #define MC_CMD_SET_MAC_V3_IN_TARGET_MPORT_SELECTOR_FUNC_INTF_ID_LBN 276
5724 #define MC_CMD_SET_MAC_V3_IN_TARGET_MPORT_SELECTOR_FUNC_INTF_ID_WIDTH 4
5725 #define MC_CMD_SET_MAC_V3_IN_TARGET_MPORT_SELECTOR_FUNC_MH_PF_ID_LBN 272
5726 #define MC_CMD_SET_MAC_V3_IN_TARGET_MPORT_SELECTOR_FUNC_MH_PF_ID_WIDTH 4
5727 #define MC_CMD_SET_MAC_V3_IN_TARGET_MPORT_SELECTOR_FUNC_PF_ID_OFST 34
5728 #define MC_CMD_SET_MAC_V3_IN_TARGET_MPORT_SELECTOR_FUNC_PF_ID_LEN 1
5729 #define MC_CMD_SET_MAC_V3_IN_TARGET_MPORT_SELECTOR_FUNC_VF_ID_OFST 32
5730 #define MC_CMD_SET_MAC_V3_IN_TARGET_MPORT_SELECTOR_FUNC_VF_ID_LEN 2
5731 #define MC_CMD_SET_MAC_V3_IN_TARGET_LINK_END_OFST 36
5732 #define MC_CMD_SET_MAC_V3_IN_TARGET_LINK_END_LEN 4
5733 #define MC_CMD_SET_MAC_V3_IN_TARGET_FLAT_OFST 32
5734 #define MC_CMD_SET_MAC_V3_IN_TARGET_FLAT_LEN 8
5735 #define MC_CMD_SET_MAC_V3_IN_TARGET_FLAT_LO_OFST 32
5736 #define MC_CMD_SET_MAC_V3_IN_TARGET_FLAT_LO_LEN 4
5737 #define MC_CMD_SET_MAC_V3_IN_TARGET_FLAT_LO_LBN 256
5738 #define MC_CMD_SET_MAC_V3_IN_TARGET_FLAT_LO_WIDTH 32
5739 #define MC_CMD_SET_MAC_V3_IN_TARGET_FLAT_HI_OFST 36
5740 #define MC_CMD_SET_MAC_V3_IN_TARGET_FLAT_HI_LEN 4
5741 #define MC_CMD_SET_MAC_V3_IN_TARGET_FLAT_HI_LBN 288
5742 #define MC_CMD_SET_MAC_V3_IN_TARGET_FLAT_HI_WIDTH 32
5743
5744 /* MC_CMD_SET_MAC_OUT msgresponse */
5745 #define MC_CMD_SET_MAC_OUT_LEN 0
5746
5747 /* MC_CMD_SET_MAC_V2_OUT msgresponse */
5748 #define MC_CMD_SET_MAC_V2_OUT_LEN 4
5749 /* MTU as configured after processing the request. See comment at
5750  * MC_CMD_SET_MAC_IN/MTU. To query MTU without doing any changes, set CONTROL
5751  * to 0.
5752  */
5753 #define MC_CMD_SET_MAC_V2_OUT_MTU_OFST 0
5754 #define MC_CMD_SET_MAC_V2_OUT_MTU_LEN 4
5755
5756
5757 /***********************************/
5758 /* MC_CMD_PHY_STATS
5759  * Get generic PHY statistics. This call returns the statistics for a generic
5760  * PHY in a sparse array (indexed by the enumerate). Each value is represented
5761  * by a 32bit number. If the DMA_ADDR is 0, then no DMA is performed, and the
5762  * statistics may be read from the message response. If DMA_ADDR != 0, then the
5763  * statistics are dmad to that (page-aligned location). Locks required: None.
5764  * Returns: 0, ETIME
5765  */
5766 #define MC_CMD_PHY_STATS 0x2d
5767 #define MC_CMD_PHY_STATS_MSGSET 0x2d
5768 #undef  MC_CMD_0x2d_PRIVILEGE_CTG
5769
5770 #define MC_CMD_0x2d_PRIVILEGE_CTG SRIOV_CTG_LINK
5771
5772 /* MC_CMD_PHY_STATS_IN msgrequest */
5773 #define MC_CMD_PHY_STATS_IN_LEN 8
5774 /* ??? */
5775 #define MC_CMD_PHY_STATS_IN_DMA_ADDR_OFST 0
5776 #define MC_CMD_PHY_STATS_IN_DMA_ADDR_LEN 8
5777 #define MC_CMD_PHY_STATS_IN_DMA_ADDR_LO_OFST 0
5778 #define MC_CMD_PHY_STATS_IN_DMA_ADDR_LO_LEN 4
5779 #define MC_CMD_PHY_STATS_IN_DMA_ADDR_LO_LBN 0
5780 #define MC_CMD_PHY_STATS_IN_DMA_ADDR_LO_WIDTH 32
5781 #define MC_CMD_PHY_STATS_IN_DMA_ADDR_HI_OFST 4
5782 #define MC_CMD_PHY_STATS_IN_DMA_ADDR_HI_LEN 4
5783 #define MC_CMD_PHY_STATS_IN_DMA_ADDR_HI_LBN 32
5784 #define MC_CMD_PHY_STATS_IN_DMA_ADDR_HI_WIDTH 32
5785
5786 /* MC_CMD_PHY_STATS_OUT_DMA msgresponse */
5787 #define MC_CMD_PHY_STATS_OUT_DMA_LEN 0
5788
5789 /* MC_CMD_PHY_STATS_OUT_NO_DMA msgresponse */
5790 #define MC_CMD_PHY_STATS_OUT_NO_DMA_LEN (((MC_CMD_PHY_NSTATS*32))>>3)
5791 #define MC_CMD_PHY_STATS_OUT_NO_DMA_STATISTICS_OFST 0
5792 #define MC_CMD_PHY_STATS_OUT_NO_DMA_STATISTICS_LEN 4
5793 #define MC_CMD_PHY_STATS_OUT_NO_DMA_STATISTICS_NUM MC_CMD_PHY_NSTATS
5794 /* enum: OUI. */
5795 #define MC_CMD_OUI 0x0
5796 /* enum: PMA-PMD Link Up. */
5797 #define MC_CMD_PMA_PMD_LINK_UP 0x1
5798 /* enum: PMA-PMD RX Fault. */
5799 #define MC_CMD_PMA_PMD_RX_FAULT 0x2
5800 /* enum: PMA-PMD TX Fault. */
5801 #define MC_CMD_PMA_PMD_TX_FAULT 0x3
5802 /* enum: PMA-PMD Signal */
5803 #define MC_CMD_PMA_PMD_SIGNAL 0x4
5804 /* enum: PMA-PMD SNR A. */
5805 #define MC_CMD_PMA_PMD_SNR_A 0x5
5806 /* enum: PMA-PMD SNR B. */
5807 #define MC_CMD_PMA_PMD_SNR_B 0x6
5808 /* enum: PMA-PMD SNR C. */
5809 #define MC_CMD_PMA_PMD_SNR_C 0x7
5810 /* enum: PMA-PMD SNR D. */
5811 #define MC_CMD_PMA_PMD_SNR_D 0x8
5812 /* enum: PCS Link Up. */
5813 #define MC_CMD_PCS_LINK_UP 0x9
5814 /* enum: PCS RX Fault. */
5815 #define MC_CMD_PCS_RX_FAULT 0xa
5816 /* enum: PCS TX Fault. */
5817 #define MC_CMD_PCS_TX_FAULT 0xb
5818 /* enum: PCS BER. */
5819 #define MC_CMD_PCS_BER 0xc
5820 /* enum: PCS Block Errors. */
5821 #define MC_CMD_PCS_BLOCK_ERRORS 0xd
5822 /* enum: PhyXS Link Up. */
5823 #define MC_CMD_PHYXS_LINK_UP 0xe
5824 /* enum: PhyXS RX Fault. */
5825 #define MC_CMD_PHYXS_RX_FAULT 0xf
5826 /* enum: PhyXS TX Fault. */
5827 #define MC_CMD_PHYXS_TX_FAULT 0x10
5828 /* enum: PhyXS Align. */
5829 #define MC_CMD_PHYXS_ALIGN 0x11
5830 /* enum: PhyXS Sync. */
5831 #define MC_CMD_PHYXS_SYNC 0x12
5832 /* enum: AN link-up. */
5833 #define MC_CMD_AN_LINK_UP 0x13
5834 /* enum: AN Complete. */
5835 #define MC_CMD_AN_COMPLETE 0x14
5836 /* enum: AN 10GBaseT Status. */
5837 #define MC_CMD_AN_10GBT_STATUS 0x15
5838 /* enum: Clause 22 Link-Up. */
5839 #define MC_CMD_CL22_LINK_UP 0x16
5840 /* enum: (Last entry) */
5841 #define MC_CMD_PHY_NSTATS 0x17
5842
5843
5844 /***********************************/
5845 /* MC_CMD_MAC_STATS
5846  * Get generic MAC statistics. This call returns unified statistics maintained
5847  * by the MC as it switches between the GMAC and XMAC. The MC will write out
5848  * all supported stats. The driver should zero initialise the buffer to
5849  * guarantee consistent results. If the DMA_ADDR is 0, then no DMA is
5850  * performed, and the statistics may be read from the message response. If
5851  * DMA_ADDR != 0, then the statistics are dmad to that (page-aligned location).
5852  * Locks required: None. The PERIODIC_CLEAR option is not used and now has no
5853  * effect. Returns: 0, ETIME
5854  */
5855 #define MC_CMD_MAC_STATS 0x2e
5856 #define MC_CMD_MAC_STATS_MSGSET 0x2e
5857 #undef  MC_CMD_0x2e_PRIVILEGE_CTG
5858
5859 #define MC_CMD_0x2e_PRIVILEGE_CTG SRIOV_CTG_GENERAL
5860
5861 /* MC_CMD_MAC_STATS_IN msgrequest */
5862 #define MC_CMD_MAC_STATS_IN_LEN 20
5863 /* ??? */
5864 #define MC_CMD_MAC_STATS_IN_DMA_ADDR_OFST 0
5865 #define MC_CMD_MAC_STATS_IN_DMA_ADDR_LEN 8
5866 #define MC_CMD_MAC_STATS_IN_DMA_ADDR_LO_OFST 0
5867 #define MC_CMD_MAC_STATS_IN_DMA_ADDR_LO_LEN 4
5868 #define MC_CMD_MAC_STATS_IN_DMA_ADDR_LO_LBN 0
5869 #define MC_CMD_MAC_STATS_IN_DMA_ADDR_LO_WIDTH 32
5870 #define MC_CMD_MAC_STATS_IN_DMA_ADDR_HI_OFST 4
5871 #define MC_CMD_MAC_STATS_IN_DMA_ADDR_HI_LEN 4
5872 #define MC_CMD_MAC_STATS_IN_DMA_ADDR_HI_LBN 32
5873 #define MC_CMD_MAC_STATS_IN_DMA_ADDR_HI_WIDTH 32
5874 #define MC_CMD_MAC_STATS_IN_CMD_OFST 8
5875 #define MC_CMD_MAC_STATS_IN_CMD_LEN 4
5876 #define MC_CMD_MAC_STATS_IN_DMA_OFST 8
5877 #define MC_CMD_MAC_STATS_IN_DMA_LBN 0
5878 #define MC_CMD_MAC_STATS_IN_DMA_WIDTH 1
5879 #define MC_CMD_MAC_STATS_IN_CLEAR_OFST 8
5880 #define MC_CMD_MAC_STATS_IN_CLEAR_LBN 1
5881 #define MC_CMD_MAC_STATS_IN_CLEAR_WIDTH 1
5882 #define MC_CMD_MAC_STATS_IN_PERIODIC_CHANGE_OFST 8
5883 #define MC_CMD_MAC_STATS_IN_PERIODIC_CHANGE_LBN 2
5884 #define MC_CMD_MAC_STATS_IN_PERIODIC_CHANGE_WIDTH 1
5885 #define MC_CMD_MAC_STATS_IN_PERIODIC_ENABLE_OFST 8
5886 #define MC_CMD_MAC_STATS_IN_PERIODIC_ENABLE_LBN 3
5887 #define MC_CMD_MAC_STATS_IN_PERIODIC_ENABLE_WIDTH 1
5888 #define MC_CMD_MAC_STATS_IN_PERIODIC_CLEAR_OFST 8
5889 #define MC_CMD_MAC_STATS_IN_PERIODIC_CLEAR_LBN 4
5890 #define MC_CMD_MAC_STATS_IN_PERIODIC_CLEAR_WIDTH 1
5891 #define MC_CMD_MAC_STATS_IN_PERIODIC_NOEVENT_OFST 8
5892 #define MC_CMD_MAC_STATS_IN_PERIODIC_NOEVENT_LBN 5
5893 #define MC_CMD_MAC_STATS_IN_PERIODIC_NOEVENT_WIDTH 1
5894 #define MC_CMD_MAC_STATS_IN_PERIOD_MS_OFST 8
5895 #define MC_CMD_MAC_STATS_IN_PERIOD_MS_LBN 16
5896 #define MC_CMD_MAC_STATS_IN_PERIOD_MS_WIDTH 16
5897 /* DMA length. Should be set to MAC_STATS_NUM_STATS * sizeof(uint64_t), as
5898  * returned by MC_CMD_GET_CAPABILITIES_V4_OUT. For legacy firmware not
5899  * supporting MC_CMD_GET_CAPABILITIES_V4_OUT, DMA_LEN should be set to
5900  * MC_CMD_MAC_NSTATS * sizeof(uint64_t)
5901  */
5902 #define MC_CMD_MAC_STATS_IN_DMA_LEN_OFST 12
5903 #define MC_CMD_MAC_STATS_IN_DMA_LEN_LEN 4
5904 /* port id so vadapter stats can be provided */
5905 #define MC_CMD_MAC_STATS_IN_PORT_ID_OFST 16
5906 #define MC_CMD_MAC_STATS_IN_PORT_ID_LEN 4
5907
5908 /* MC_CMD_MAC_STATS_OUT_DMA msgresponse */
5909 #define MC_CMD_MAC_STATS_OUT_DMA_LEN 0
5910
5911 /* MC_CMD_MAC_STATS_OUT_NO_DMA msgresponse */
5912 #define MC_CMD_MAC_STATS_OUT_NO_DMA_LEN (((MC_CMD_MAC_NSTATS*64))>>3)
5913 #define MC_CMD_MAC_STATS_OUT_NO_DMA_STATISTICS_OFST 0
5914 #define MC_CMD_MAC_STATS_OUT_NO_DMA_STATISTICS_LEN 8
5915 #define MC_CMD_MAC_STATS_OUT_NO_DMA_STATISTICS_LO_OFST 0
5916 #define MC_CMD_MAC_STATS_OUT_NO_DMA_STATISTICS_LO_LEN 4
5917 #define MC_CMD_MAC_STATS_OUT_NO_DMA_STATISTICS_LO_LBN 0
5918 #define MC_CMD_MAC_STATS_OUT_NO_DMA_STATISTICS_LO_WIDTH 32
5919 #define MC_CMD_MAC_STATS_OUT_NO_DMA_STATISTICS_HI_OFST 4
5920 #define MC_CMD_MAC_STATS_OUT_NO_DMA_STATISTICS_HI_LEN 4
5921 #define MC_CMD_MAC_STATS_OUT_NO_DMA_STATISTICS_HI_LBN 32
5922 #define MC_CMD_MAC_STATS_OUT_NO_DMA_STATISTICS_HI_WIDTH 32
5923 #define MC_CMD_MAC_STATS_OUT_NO_DMA_STATISTICS_NUM MC_CMD_MAC_NSTATS
5924 #define MC_CMD_MAC_GENERATION_START 0x0 /* enum */
5925 #define MC_CMD_MAC_DMABUF_START 0x1 /* enum */
5926 #define MC_CMD_MAC_TX_PKTS 0x1 /* enum */
5927 #define MC_CMD_MAC_TX_PAUSE_PKTS 0x2 /* enum */
5928 #define MC_CMD_MAC_TX_CONTROL_PKTS 0x3 /* enum */
5929 #define MC_CMD_MAC_TX_UNICAST_PKTS 0x4 /* enum */
5930 #define MC_CMD_MAC_TX_MULTICAST_PKTS 0x5 /* enum */
5931 #define MC_CMD_MAC_TX_BROADCAST_PKTS 0x6 /* enum */
5932 #define MC_CMD_MAC_TX_BYTES 0x7 /* enum */
5933 #define MC_CMD_MAC_TX_BAD_BYTES 0x8 /* enum */
5934 #define MC_CMD_MAC_TX_LT64_PKTS 0x9 /* enum */
5935 #define MC_CMD_MAC_TX_64_PKTS 0xa /* enum */
5936 #define MC_CMD_MAC_TX_65_TO_127_PKTS 0xb /* enum */
5937 #define MC_CMD_MAC_TX_128_TO_255_PKTS 0xc /* enum */
5938 #define MC_CMD_MAC_TX_256_TO_511_PKTS 0xd /* enum */
5939 #define MC_CMD_MAC_TX_512_TO_1023_PKTS 0xe /* enum */
5940 #define MC_CMD_MAC_TX_1024_TO_15XX_PKTS 0xf /* enum */
5941 #define MC_CMD_MAC_TX_15XX_TO_JUMBO_PKTS 0x10 /* enum */
5942 #define MC_CMD_MAC_TX_GTJUMBO_PKTS 0x11 /* enum */
5943 #define MC_CMD_MAC_TX_BAD_FCS_PKTS 0x12 /* enum */
5944 #define MC_CMD_MAC_TX_SINGLE_COLLISION_PKTS 0x13 /* enum */
5945 #define MC_CMD_MAC_TX_MULTIPLE_COLLISION_PKTS 0x14 /* enum */
5946 #define MC_CMD_MAC_TX_EXCESSIVE_COLLISION_PKTS 0x15 /* enum */
5947 #define MC_CMD_MAC_TX_LATE_COLLISION_PKTS 0x16 /* enum */
5948 #define MC_CMD_MAC_TX_DEFERRED_PKTS 0x17 /* enum */
5949 #define MC_CMD_MAC_TX_EXCESSIVE_DEFERRED_PKTS 0x18 /* enum */
5950 #define MC_CMD_MAC_TX_NON_TCPUDP_PKTS 0x19 /* enum */
5951 #define MC_CMD_MAC_TX_MAC_SRC_ERR_PKTS 0x1a /* enum */
5952 #define MC_CMD_MAC_TX_IP_SRC_ERR_PKTS 0x1b /* enum */
5953 #define MC_CMD_MAC_RX_PKTS 0x1c /* enum */
5954 #define MC_CMD_MAC_RX_PAUSE_PKTS 0x1d /* enum */
5955 #define MC_CMD_MAC_RX_GOOD_PKTS 0x1e /* enum */
5956 #define MC_CMD_MAC_RX_CONTROL_PKTS 0x1f /* enum */
5957 #define MC_CMD_MAC_RX_UNICAST_PKTS 0x20 /* enum */
5958 #define MC_CMD_MAC_RX_MULTICAST_PKTS 0x21 /* enum */
5959 #define MC_CMD_MAC_RX_BROADCAST_PKTS 0x22 /* enum */
5960 #define MC_CMD_MAC_RX_BYTES 0x23 /* enum */
5961 #define MC_CMD_MAC_RX_BAD_BYTES 0x24 /* enum */
5962 #define MC_CMD_MAC_RX_64_PKTS 0x25 /* enum */
5963 #define MC_CMD_MAC_RX_65_TO_127_PKTS 0x26 /* enum */
5964 #define MC_CMD_MAC_RX_128_TO_255_PKTS 0x27 /* enum */
5965 #define MC_CMD_MAC_RX_256_TO_511_PKTS 0x28 /* enum */
5966 #define MC_CMD_MAC_RX_512_TO_1023_PKTS 0x29 /* enum */
5967 #define MC_CMD_MAC_RX_1024_TO_15XX_PKTS 0x2a /* enum */
5968 #define MC_CMD_MAC_RX_15XX_TO_JUMBO_PKTS 0x2b /* enum */
5969 #define MC_CMD_MAC_RX_GTJUMBO_PKTS 0x2c /* enum */
5970 #define MC_CMD_MAC_RX_UNDERSIZE_PKTS 0x2d /* enum */
5971 #define MC_CMD_MAC_RX_BAD_FCS_PKTS 0x2e /* enum */
5972 #define MC_CMD_MAC_RX_OVERFLOW_PKTS 0x2f /* enum */
5973 #define MC_CMD_MAC_RX_FALSE_CARRIER_PKTS 0x30 /* enum */
5974 #define MC_CMD_MAC_RX_SYMBOL_ERROR_PKTS 0x31 /* enum */
5975 #define MC_CMD_MAC_RX_ALIGN_ERROR_PKTS 0x32 /* enum */
5976 #define MC_CMD_MAC_RX_LENGTH_ERROR_PKTS 0x33 /* enum */
5977 #define MC_CMD_MAC_RX_INTERNAL_ERROR_PKTS 0x34 /* enum */
5978 #define MC_CMD_MAC_RX_JABBER_PKTS 0x35 /* enum */
5979 #define MC_CMD_MAC_RX_NODESC_DROPS 0x36 /* enum */
5980 #define MC_CMD_MAC_RX_LANES01_CHAR_ERR 0x37 /* enum */
5981 #define MC_CMD_MAC_RX_LANES23_CHAR_ERR 0x38 /* enum */
5982 #define MC_CMD_MAC_RX_LANES01_DISP_ERR 0x39 /* enum */
5983 #define MC_CMD_MAC_RX_LANES23_DISP_ERR 0x3a /* enum */
5984 #define MC_CMD_MAC_RX_MATCH_FAULT 0x3b /* enum */
5985 /* enum: PM trunc_bb_overflow counter. Valid for EF10 with PM_AND_RXDP_COUNTERS
5986  * capability only.
5987  */
5988 #define MC_CMD_MAC_PM_TRUNC_BB_OVERFLOW 0x3c
5989 /* enum: PM discard_bb_overflow counter. Valid for EF10 with
5990  * PM_AND_RXDP_COUNTERS capability only.
5991  */
5992 #define MC_CMD_MAC_PM_DISCARD_BB_OVERFLOW 0x3d
5993 /* enum: PM trunc_vfifo_full counter. Valid for EF10 with PM_AND_RXDP_COUNTERS
5994  * capability only.
5995  */
5996 #define MC_CMD_MAC_PM_TRUNC_VFIFO_FULL 0x3e
5997 /* enum: PM discard_vfifo_full counter. Valid for EF10 with
5998  * PM_AND_RXDP_COUNTERS capability only.
5999  */
6000 #define MC_CMD_MAC_PM_DISCARD_VFIFO_FULL 0x3f
6001 /* enum: PM trunc_qbb counter. Valid for EF10 with PM_AND_RXDP_COUNTERS
6002  * capability only.
6003  */
6004 #define MC_CMD_MAC_PM_TRUNC_QBB 0x40
6005 /* enum: PM discard_qbb counter. Valid for EF10 with PM_AND_RXDP_COUNTERS
6006  * capability only.
6007  */
6008 #define MC_CMD_MAC_PM_DISCARD_QBB 0x41
6009 /* enum: PM discard_mapping counter. Valid for EF10 with PM_AND_RXDP_COUNTERS
6010  * capability only.
6011  */
6012 #define MC_CMD_MAC_PM_DISCARD_MAPPING 0x42
6013 /* enum: RXDP counter: Number of packets dropped due to the queue being
6014  * disabled. Valid for EF10 with PM_AND_RXDP_COUNTERS capability only.
6015  */
6016 #define MC_CMD_MAC_RXDP_Q_DISABLED_PKTS 0x43
6017 /* enum: RXDP counter: Number of packets dropped by the DICPU. Valid for EF10
6018  * with PM_AND_RXDP_COUNTERS capability only.
6019  */
6020 #define MC_CMD_MAC_RXDP_DI_DROPPED_PKTS 0x45
6021 /* enum: RXDP counter: Number of non-host packets. Valid for EF10 with
6022  * PM_AND_RXDP_COUNTERS capability only.
6023  */
6024 #define MC_CMD_MAC_RXDP_STREAMING_PKTS 0x46
6025 /* enum: RXDP counter: Number of times an hlb descriptor fetch was performed.
6026  * Valid for EF10 with PM_AND_RXDP_COUNTERS capability only.
6027  */
6028 #define MC_CMD_MAC_RXDP_HLB_FETCH_CONDITIONS 0x47
6029 /* enum: RXDP counter: Number of times the DPCPU waited for an existing
6030  * descriptor fetch. Valid for EF10 with PM_AND_RXDP_COUNTERS capability only.
6031  */
6032 #define MC_CMD_MAC_RXDP_HLB_WAIT_CONDITIONS 0x48
6033 #define MC_CMD_MAC_VADAPTER_RX_DMABUF_START 0x4c /* enum */
6034 #define MC_CMD_MAC_VADAPTER_RX_UNICAST_PACKETS 0x4c /* enum */
6035 #define MC_CMD_MAC_VADAPTER_RX_UNICAST_BYTES 0x4d /* enum */
6036 #define MC_CMD_MAC_VADAPTER_RX_MULTICAST_PACKETS 0x4e /* enum */
6037 #define MC_CMD_MAC_VADAPTER_RX_MULTICAST_BYTES 0x4f /* enum */
6038 #define MC_CMD_MAC_VADAPTER_RX_BROADCAST_PACKETS 0x50 /* enum */
6039 #define MC_CMD_MAC_VADAPTER_RX_BROADCAST_BYTES 0x51 /* enum */
6040 #define MC_CMD_MAC_VADAPTER_RX_BAD_PACKETS 0x52 /* enum */
6041 #define MC_CMD_MAC_VADAPTER_RX_BAD_BYTES 0x53 /* enum */
6042 #define MC_CMD_MAC_VADAPTER_RX_OVERFLOW 0x54 /* enum */
6043 #define MC_CMD_MAC_VADAPTER_TX_DMABUF_START 0x57 /* enum */
6044 #define MC_CMD_MAC_VADAPTER_TX_UNICAST_PACKETS 0x57 /* enum */
6045 #define MC_CMD_MAC_VADAPTER_TX_UNICAST_BYTES 0x58 /* enum */
6046 #define MC_CMD_MAC_VADAPTER_TX_MULTICAST_PACKETS 0x59 /* enum */
6047 #define MC_CMD_MAC_VADAPTER_TX_MULTICAST_BYTES 0x5a /* enum */
6048 #define MC_CMD_MAC_VADAPTER_TX_BROADCAST_PACKETS 0x5b /* enum */
6049 #define MC_CMD_MAC_VADAPTER_TX_BROADCAST_BYTES 0x5c /* enum */
6050 #define MC_CMD_MAC_VADAPTER_TX_BAD_PACKETS 0x5d /* enum */
6051 #define MC_CMD_MAC_VADAPTER_TX_BAD_BYTES 0x5e /* enum */
6052 #define MC_CMD_MAC_VADAPTER_TX_OVERFLOW 0x5f /* enum */
6053 /* enum: Start of GMAC stats buffer space, for Siena only. */
6054 #define MC_CMD_GMAC_DMABUF_START 0x40
6055 /* enum: End of GMAC stats buffer space, for Siena only. */
6056 #define MC_CMD_GMAC_DMABUF_END 0x5f
6057 /* enum: GENERATION_END value, used together with GENERATION_START to verify
6058  * consistency of DMAd data. For legacy firmware / drivers without extended
6059  * stats (more precisely, when DMA_LEN == MC_CMD_MAC_NSTATS *
6060  * sizeof(uint64_t)), this entry holds the GENERATION_END value. Otherwise,
6061  * this value is invalid/ reserved and GENERATION_END is written as the last
6062  * 64-bit word of the DMA buffer (at DMA_LEN - sizeof(uint64_t)). Note that
6063  * this is consistent with the legacy behaviour, in the sense that entry 96 is
6064  * the last 64-bit word in the buffer when DMA_LEN == MC_CMD_MAC_NSTATS *
6065  * sizeof(uint64_t). See SF-109306-TC, Section 9.2 for details.
6066  */
6067 #define MC_CMD_MAC_GENERATION_END 0x60
6068 #define MC_CMD_MAC_NSTATS 0x61 /* enum */
6069
6070 /* MC_CMD_MAC_STATS_V2_OUT_DMA msgresponse */
6071 #define MC_CMD_MAC_STATS_V2_OUT_DMA_LEN 0
6072
6073 /* MC_CMD_MAC_STATS_V2_OUT_NO_DMA msgresponse */
6074 #define MC_CMD_MAC_STATS_V2_OUT_NO_DMA_LEN (((MC_CMD_MAC_NSTATS_V2*64))>>3)
6075 #define MC_CMD_MAC_STATS_V2_OUT_NO_DMA_STATISTICS_OFST 0
6076 #define MC_CMD_MAC_STATS_V2_OUT_NO_DMA_STATISTICS_LEN 8
6077 #define MC_CMD_MAC_STATS_V2_OUT_NO_DMA_STATISTICS_LO_OFST 0
6078 #define MC_CMD_MAC_STATS_V2_OUT_NO_DMA_STATISTICS_LO_LEN 4
6079 #define MC_CMD_MAC_STATS_V2_OUT_NO_DMA_STATISTICS_LO_LBN 0
6080 #define MC_CMD_MAC_STATS_V2_OUT_NO_DMA_STATISTICS_LO_WIDTH 32
6081 #define MC_CMD_MAC_STATS_V2_OUT_NO_DMA_STATISTICS_HI_OFST 4
6082 #define MC_CMD_MAC_STATS_V2_OUT_NO_DMA_STATISTICS_HI_LEN 4
6083 #define MC_CMD_MAC_STATS_V2_OUT_NO_DMA_STATISTICS_HI_LBN 32
6084 #define MC_CMD_MAC_STATS_V2_OUT_NO_DMA_STATISTICS_HI_WIDTH 32
6085 #define MC_CMD_MAC_STATS_V2_OUT_NO_DMA_STATISTICS_NUM MC_CMD_MAC_NSTATS_V2
6086 /* enum: Start of FEC stats buffer space, Medford2 and up */
6087 #define MC_CMD_MAC_FEC_DMABUF_START 0x61
6088 /* enum: Number of uncorrected FEC codewords on link (RS-FEC only for Medford2)
6089  */
6090 #define MC_CMD_MAC_FEC_UNCORRECTED_ERRORS 0x61
6091 /* enum: Number of corrected FEC codewords on link (RS-FEC only for Medford2)
6092  */
6093 #define MC_CMD_MAC_FEC_CORRECTED_ERRORS 0x62
6094 /* enum: Number of corrected 10-bit symbol errors, lane 0 (RS-FEC only) */
6095 #define MC_CMD_MAC_FEC_CORRECTED_SYMBOLS_LANE0 0x63
6096 /* enum: Number of corrected 10-bit symbol errors, lane 1 (RS-FEC only) */
6097 #define MC_CMD_MAC_FEC_CORRECTED_SYMBOLS_LANE1 0x64
6098 /* enum: Number of corrected 10-bit symbol errors, lane 2 (RS-FEC only) */
6099 #define MC_CMD_MAC_FEC_CORRECTED_SYMBOLS_LANE2 0x65
6100 /* enum: Number of corrected 10-bit symbol errors, lane 3 (RS-FEC only) */
6101 #define MC_CMD_MAC_FEC_CORRECTED_SYMBOLS_LANE3 0x66
6102 /* enum: This includes the space at offset 103 which is the final
6103  * GENERATION_END in a MAC_STATS_V2 response and otherwise unused.
6104  */
6105 #define MC_CMD_MAC_NSTATS_V2 0x68
6106 /*            Other enum values, see field(s): */
6107 /*               MC_CMD_MAC_STATS_OUT_NO_DMA/STATISTICS */
6108
6109 /* MC_CMD_MAC_STATS_V3_OUT_DMA msgresponse */
6110 #define MC_CMD_MAC_STATS_V3_OUT_DMA_LEN 0
6111
6112 /* MC_CMD_MAC_STATS_V3_OUT_NO_DMA msgresponse */
6113 #define MC_CMD_MAC_STATS_V3_OUT_NO_DMA_LEN (((MC_CMD_MAC_NSTATS_V3*64))>>3)
6114 #define MC_CMD_MAC_STATS_V3_OUT_NO_DMA_STATISTICS_OFST 0
6115 #define MC_CMD_MAC_STATS_V3_OUT_NO_DMA_STATISTICS_LEN 8
6116 #define MC_CMD_MAC_STATS_V3_OUT_NO_DMA_STATISTICS_LO_OFST 0
6117 #define MC_CMD_MAC_STATS_V3_OUT_NO_DMA_STATISTICS_LO_LEN 4
6118 #define MC_CMD_MAC_STATS_V3_OUT_NO_DMA_STATISTICS_LO_LBN 0
6119 #define MC_CMD_MAC_STATS_V3_OUT_NO_DMA_STATISTICS_LO_WIDTH 32
6120 #define MC_CMD_MAC_STATS_V3_OUT_NO_DMA_STATISTICS_HI_OFST 4
6121 #define MC_CMD_MAC_STATS_V3_OUT_NO_DMA_STATISTICS_HI_LEN 4
6122 #define MC_CMD_MAC_STATS_V3_OUT_NO_DMA_STATISTICS_HI_LBN 32
6123 #define MC_CMD_MAC_STATS_V3_OUT_NO_DMA_STATISTICS_HI_WIDTH 32
6124 #define MC_CMD_MAC_STATS_V3_OUT_NO_DMA_STATISTICS_NUM MC_CMD_MAC_NSTATS_V3
6125 /* enum: Start of CTPIO stats buffer space, Medford2 and up */
6126 #define MC_CMD_MAC_CTPIO_DMABUF_START 0x68
6127 /* enum: Number of CTPIO fallbacks because a DMA packet was in progress on the
6128  * target VI
6129  */
6130 #define MC_CMD_MAC_CTPIO_VI_BUSY_FALLBACK 0x68
6131 /* enum: Number of times a CTPIO send wrote beyond frame end (informational
6132  * only)
6133  */
6134 #define MC_CMD_MAC_CTPIO_LONG_WRITE_SUCCESS 0x69
6135 /* enum: Number of CTPIO failures because the TX doorbell was written before
6136  * the end of the frame data
6137  */
6138 #define MC_CMD_MAC_CTPIO_MISSING_DBELL_FAIL 0x6a
6139 /* enum: Number of CTPIO failures because the internal FIFO overflowed */
6140 #define MC_CMD_MAC_CTPIO_OVERFLOW_FAIL 0x6b
6141 /* enum: Number of CTPIO failures because the host did not deliver data fast
6142  * enough to avoid MAC underflow
6143  */
6144 #define MC_CMD_MAC_CTPIO_UNDERFLOW_FAIL 0x6c
6145 /* enum: Number of CTPIO failures because the host did not deliver all the
6146  * frame data within the timeout
6147  */
6148 #define MC_CMD_MAC_CTPIO_TIMEOUT_FAIL 0x6d
6149 /* enum: Number of CTPIO failures because the frame data arrived out of order
6150  * or with gaps
6151  */
6152 #define MC_CMD_MAC_CTPIO_NONCONTIG_WR_FAIL 0x6e
6153 /* enum: Number of CTPIO failures because the host started a new frame before
6154  * completing the previous one
6155  */
6156 #define MC_CMD_MAC_CTPIO_FRM_CLOBBER_FAIL 0x6f
6157 /* enum: Number of CTPIO failures because a write was not a multiple of 32 bits
6158  * or not 32-bit aligned
6159  */
6160 #define MC_CMD_MAC_CTPIO_INVALID_WR_FAIL 0x70
6161 /* enum: Number of CTPIO fallbacks because another VI on the same port was
6162  * sending a CTPIO frame
6163  */
6164 #define MC_CMD_MAC_CTPIO_VI_CLOBBER_FALLBACK 0x71
6165 /* enum: Number of CTPIO fallbacks because target VI did not have CTPIO enabled
6166  */
6167 #define MC_CMD_MAC_CTPIO_UNQUALIFIED_FALLBACK 0x72
6168 /* enum: Number of CTPIO fallbacks because length in header was less than 29
6169  * bytes
6170  */
6171 #define MC_CMD_MAC_CTPIO_RUNT_FALLBACK 0x73
6172 /* enum: Total number of successful CTPIO sends on this port */
6173 #define MC_CMD_MAC_CTPIO_SUCCESS 0x74
6174 /* enum: Total number of CTPIO fallbacks on this port */
6175 #define MC_CMD_MAC_CTPIO_FALLBACK 0x75
6176 /* enum: Total number of CTPIO poisoned frames on this port, whether erased or
6177  * not
6178  */
6179 #define MC_CMD_MAC_CTPIO_POISON 0x76
6180 /* enum: Total number of CTPIO erased frames on this port */
6181 #define MC_CMD_MAC_CTPIO_ERASE 0x77
6182 /* enum: This includes the space at offset 120 which is the final
6183  * GENERATION_END in a MAC_STATS_V3 response and otherwise unused.
6184  */
6185 #define MC_CMD_MAC_NSTATS_V3 0x79
6186 /*            Other enum values, see field(s): */
6187 /*               MC_CMD_MAC_STATS_V2_OUT_NO_DMA/STATISTICS */
6188
6189 /* MC_CMD_MAC_STATS_V4_OUT_DMA msgresponse */
6190 #define MC_CMD_MAC_STATS_V4_OUT_DMA_LEN 0
6191
6192 /* MC_CMD_MAC_STATS_V4_OUT_NO_DMA msgresponse */
6193 #define MC_CMD_MAC_STATS_V4_OUT_NO_DMA_LEN (((MC_CMD_MAC_NSTATS_V4*64))>>3)
6194 #define MC_CMD_MAC_STATS_V4_OUT_NO_DMA_STATISTICS_OFST 0
6195 #define MC_CMD_MAC_STATS_V4_OUT_NO_DMA_STATISTICS_LEN 8
6196 #define MC_CMD_MAC_STATS_V4_OUT_NO_DMA_STATISTICS_LO_OFST 0
6197 #define MC_CMD_MAC_STATS_V4_OUT_NO_DMA_STATISTICS_LO_LEN 4
6198 #define MC_CMD_MAC_STATS_V4_OUT_NO_DMA_STATISTICS_LO_LBN 0
6199 #define MC_CMD_MAC_STATS_V4_OUT_NO_DMA_STATISTICS_LO_WIDTH 32
6200 #define MC_CMD_MAC_STATS_V4_OUT_NO_DMA_STATISTICS_HI_OFST 4
6201 #define MC_CMD_MAC_STATS_V4_OUT_NO_DMA_STATISTICS_HI_LEN 4
6202 #define MC_CMD_MAC_STATS_V4_OUT_NO_DMA_STATISTICS_HI_LBN 32
6203 #define MC_CMD_MAC_STATS_V4_OUT_NO_DMA_STATISTICS_HI_WIDTH 32
6204 #define MC_CMD_MAC_STATS_V4_OUT_NO_DMA_STATISTICS_NUM MC_CMD_MAC_NSTATS_V4
6205 /* enum: Start of V4 stats buffer space */
6206 #define MC_CMD_MAC_V4_DMABUF_START 0x79
6207 /* enum: RXDP counter: Number of packets truncated because scattering was
6208  * disabled.
6209  */
6210 #define MC_CMD_MAC_RXDP_SCATTER_DISABLED_TRUNC 0x79
6211 /* enum: RXDP counter: Number of times the RXDP head of line blocked waiting
6212  * for descriptors. Will be zero unless RXDP_HLB_IDLE capability is set.
6213  */
6214 #define MC_CMD_MAC_RXDP_HLB_IDLE 0x7a
6215 /* enum: RXDP counter: Number of times the RXDP timed out while head of line
6216  * blocking. Will be zero unless RXDP_HLB_IDLE capability is set.
6217  */
6218 #define MC_CMD_MAC_RXDP_HLB_TIMEOUT 0x7b
6219 /* enum: This includes the space at offset 124 which is the final
6220  * GENERATION_END in a MAC_STATS_V4 response and otherwise unused.
6221  */
6222 #define MC_CMD_MAC_NSTATS_V4 0x7d
6223 /*            Other enum values, see field(s): */
6224 /*               MC_CMD_MAC_STATS_V3_OUT_NO_DMA/STATISTICS */
6225
6226
6227 /***********************************/
6228 /* MC_CMD_SRIOV
6229  * to be documented
6230  */
6231 #define MC_CMD_SRIOV 0x30
6232 #define MC_CMD_SRIOV_MSGSET 0x30
6233
6234 /* MC_CMD_SRIOV_IN msgrequest */
6235 #define MC_CMD_SRIOV_IN_LEN 12
6236 #define MC_CMD_SRIOV_IN_ENABLE_OFST 0
6237 #define MC_CMD_SRIOV_IN_ENABLE_LEN 4
6238 #define MC_CMD_SRIOV_IN_VI_BASE_OFST 4
6239 #define MC_CMD_SRIOV_IN_VI_BASE_LEN 4
6240 #define MC_CMD_SRIOV_IN_VF_COUNT_OFST 8
6241 #define MC_CMD_SRIOV_IN_VF_COUNT_LEN 4
6242
6243 /* MC_CMD_SRIOV_OUT msgresponse */
6244 #define MC_CMD_SRIOV_OUT_LEN 8
6245 #define MC_CMD_SRIOV_OUT_VI_SCALE_OFST 0
6246 #define MC_CMD_SRIOV_OUT_VI_SCALE_LEN 4
6247 #define MC_CMD_SRIOV_OUT_VF_TOTAL_OFST 4
6248 #define MC_CMD_SRIOV_OUT_VF_TOTAL_LEN 4
6249
6250 /* MC_CMD_MEMCPY_RECORD_TYPEDEF structuredef */
6251 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_LEN 32
6252 /* this is only used for the first record */
6253 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_NUM_RECORDS_OFST 0
6254 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_NUM_RECORDS_LEN 4
6255 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_NUM_RECORDS_LBN 0
6256 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_NUM_RECORDS_WIDTH 32
6257 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_TO_RID_OFST 4
6258 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_TO_RID_LEN 4
6259 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_TO_RID_LBN 32
6260 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_TO_RID_WIDTH 32
6261 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_TO_ADDR_OFST 8
6262 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_TO_ADDR_LEN 8
6263 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_TO_ADDR_LO_OFST 8
6264 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_TO_ADDR_LO_LEN 4
6265 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_TO_ADDR_LO_LBN 64
6266 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_TO_ADDR_LO_WIDTH 32
6267 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_TO_ADDR_HI_OFST 12
6268 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_TO_ADDR_HI_LEN 4
6269 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_TO_ADDR_HI_LBN 96
6270 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_TO_ADDR_HI_WIDTH 32
6271 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_TO_ADDR_LBN 64
6272 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_TO_ADDR_WIDTH 64
6273 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_FROM_RID_OFST 16
6274 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_FROM_RID_LEN 4
6275 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_RID_INLINE 0x100 /* enum */
6276 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_FROM_RID_LBN 128
6277 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_FROM_RID_WIDTH 32
6278 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_FROM_ADDR_OFST 20
6279 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_FROM_ADDR_LEN 8
6280 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_FROM_ADDR_LO_OFST 20
6281 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_FROM_ADDR_LO_LEN 4
6282 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_FROM_ADDR_LO_LBN 160
6283 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_FROM_ADDR_LO_WIDTH 32
6284 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_FROM_ADDR_HI_OFST 24
6285 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_FROM_ADDR_HI_LEN 4
6286 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_FROM_ADDR_HI_LBN 192
6287 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_FROM_ADDR_HI_WIDTH 32
6288 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_FROM_ADDR_LBN 160
6289 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_FROM_ADDR_WIDTH 64
6290 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_LENGTH_OFST 28
6291 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_LENGTH_LEN 4
6292 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_LENGTH_LBN 224
6293 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_LENGTH_WIDTH 32
6294
6295
6296 /***********************************/
6297 /* MC_CMD_MEMCPY
6298  * DMA write data into (Rid,Addr), either by dma reading (Rid,Addr), or by data
6299  * embedded directly in the command.
6300  *
6301  * A common pattern is for a client to use generation counts to signal a dma
6302  * update of a datastructure. To facilitate this, this MCDI operation can
6303  * contain multiple requests which are executed in strict order. Requests take
6304  * the form of duplicating the entire MCDI request continuously (including the
6305  * requests record, which is ignored in all but the first structure)
6306  *
6307  * The source data can either come from a DMA from the host, or it can be
6308  * embedded within the request directly, thereby eliminating a DMA read. To
6309  * indicate this, the client sets FROM_RID=%RID_INLINE, ADDR_HI=0, and
6310  * ADDR_LO=offset, and inserts the data at %offset from the start of the
6311  * payload. It's the callers responsibility to ensure that the embedded data
6312  * doesn't overlap the records.
6313  *
6314  * Returns: 0, EINVAL (invalid RID)
6315  */
6316 #define MC_CMD_MEMCPY 0x31
6317 #define MC_CMD_MEMCPY_MSGSET 0x31
6318
6319 /* MC_CMD_MEMCPY_IN msgrequest */
6320 #define MC_CMD_MEMCPY_IN_LENMIN 32
6321 #define MC_CMD_MEMCPY_IN_LENMAX 224
6322 #define MC_CMD_MEMCPY_IN_LENMAX_MCDI2 992
6323 #define MC_CMD_MEMCPY_IN_LEN(num) (0+32*(num))
6324 #define MC_CMD_MEMCPY_IN_RECORD_NUM(len) (((len)-0)/32)
6325 /* see MC_CMD_MEMCPY_RECORD_TYPEDEF */
6326 #define MC_CMD_MEMCPY_IN_RECORD_OFST 0
6327 #define MC_CMD_MEMCPY_IN_RECORD_LEN 32
6328 #define MC_CMD_MEMCPY_IN_RECORD_MINNUM 1
6329 #define MC_CMD_MEMCPY_IN_RECORD_MAXNUM 7
6330 #define MC_CMD_MEMCPY_IN_RECORD_MAXNUM_MCDI2 31
6331
6332 /* MC_CMD_MEMCPY_OUT msgresponse */
6333 #define MC_CMD_MEMCPY_OUT_LEN 0
6334
6335
6336 /***********************************/
6337 /* MC_CMD_WOL_FILTER_SET
6338  * Set a WoL filter.
6339  */
6340 #define MC_CMD_WOL_FILTER_SET 0x32
6341 #define MC_CMD_WOL_FILTER_SET_MSGSET 0x32
6342 #undef  MC_CMD_0x32_PRIVILEGE_CTG
6343
6344 #define MC_CMD_0x32_PRIVILEGE_CTG SRIOV_CTG_LINK
6345
6346 /* MC_CMD_WOL_FILTER_SET_IN msgrequest */
6347 #define MC_CMD_WOL_FILTER_SET_IN_LEN 192
6348 #define MC_CMD_WOL_FILTER_SET_IN_FILTER_MODE_OFST 0
6349 #define MC_CMD_WOL_FILTER_SET_IN_FILTER_MODE_LEN 4
6350 #define MC_CMD_FILTER_MODE_SIMPLE 0x0 /* enum */
6351 #define MC_CMD_FILTER_MODE_STRUCTURED 0xffffffff /* enum */
6352 /* A type value of 1 is unused. */
6353 #define MC_CMD_WOL_FILTER_SET_IN_WOL_TYPE_OFST 4
6354 #define MC_CMD_WOL_FILTER_SET_IN_WOL_TYPE_LEN 4
6355 /* enum: Magic */
6356 #define MC_CMD_WOL_TYPE_MAGIC 0x0
6357 /* enum: MS Windows Magic */
6358 #define MC_CMD_WOL_TYPE_WIN_MAGIC 0x2
6359 /* enum: IPv4 Syn */
6360 #define MC_CMD_WOL_TYPE_IPV4_SYN 0x3
6361 /* enum: IPv6 Syn */
6362 #define MC_CMD_WOL_TYPE_IPV6_SYN 0x4
6363 /* enum: Bitmap */
6364 #define MC_CMD_WOL_TYPE_BITMAP 0x5
6365 /* enum: Link */
6366 #define MC_CMD_WOL_TYPE_LINK 0x6
6367 /* enum: (Above this for future use) */
6368 #define MC_CMD_WOL_TYPE_MAX 0x7
6369 #define MC_CMD_WOL_FILTER_SET_IN_DATA_OFST 8
6370 #define MC_CMD_WOL_FILTER_SET_IN_DATA_LEN 4
6371 #define MC_CMD_WOL_FILTER_SET_IN_DATA_NUM 46
6372
6373 /* MC_CMD_WOL_FILTER_SET_IN_MAGIC msgrequest */
6374 #define MC_CMD_WOL_FILTER_SET_IN_MAGIC_LEN 16
6375 /*            MC_CMD_WOL_FILTER_SET_IN_FILTER_MODE_OFST 0 */
6376 /*            MC_CMD_WOL_FILTER_SET_IN_FILTER_MODE_LEN 4 */
6377 /*            MC_CMD_WOL_FILTER_SET_IN_WOL_TYPE_OFST 4 */
6378 /*            MC_CMD_WOL_FILTER_SET_IN_WOL_TYPE_LEN 4 */
6379 #define MC_CMD_WOL_FILTER_SET_IN_MAGIC_MAC_OFST 8
6380 #define MC_CMD_WOL_FILTER_SET_IN_MAGIC_MAC_LEN 8
6381 #define MC_CMD_WOL_FILTER_SET_IN_MAGIC_MAC_LO_OFST 8
6382 #define MC_CMD_WOL_FILTER_SET_IN_MAGIC_MAC_LO_LEN 4
6383 #define MC_CMD_WOL_FILTER_SET_IN_MAGIC_MAC_LO_LBN 64
6384 #define MC_CMD_WOL_FILTER_SET_IN_MAGIC_MAC_LO_WIDTH 32
6385 #define MC_CMD_WOL_FILTER_SET_IN_MAGIC_MAC_HI_OFST 12
6386 #define MC_CMD_WOL_FILTER_SET_IN_MAGIC_MAC_HI_LEN 4
6387 #define MC_CMD_WOL_FILTER_SET_IN_MAGIC_MAC_HI_LBN 96
6388 #define MC_CMD_WOL_FILTER_SET_IN_MAGIC_MAC_HI_WIDTH 32
6389
6390 /* MC_CMD_WOL_FILTER_SET_IN_IPV4_SYN msgrequest */
6391 #define MC_CMD_WOL_FILTER_SET_IN_IPV4_SYN_LEN 20
6392 /*            MC_CMD_WOL_FILTER_SET_IN_FILTER_MODE_OFST 0 */
6393 /*            MC_CMD_WOL_FILTER_SET_IN_FILTER_MODE_LEN 4 */
6394 /*            MC_CMD_WOL_FILTER_SET_IN_WOL_TYPE_OFST 4 */
6395 /*            MC_CMD_WOL_FILTER_SET_IN_WOL_TYPE_LEN 4 */
6396 #define MC_CMD_WOL_FILTER_SET_IN_IPV4_SYN_SRC_IP_OFST 8
6397 #define MC_CMD_WOL_FILTER_SET_IN_IPV4_SYN_SRC_IP_LEN 4
6398 #define MC_CMD_WOL_FILTER_SET_IN_IPV4_SYN_DST_IP_OFST 12
6399 #define MC_CMD_WOL_FILTER_SET_IN_IPV4_SYN_DST_IP_LEN 4
6400 #define MC_CMD_WOL_FILTER_SET_IN_IPV4_SYN_SRC_PORT_OFST 16
6401 #define MC_CMD_WOL_FILTER_SET_IN_IPV4_SYN_SRC_PORT_LEN 2
6402 #define MC_CMD_WOL_FILTER_SET_IN_IPV4_SYN_DST_PORT_OFST 18
6403 #define MC_CMD_WOL_FILTER_SET_IN_IPV4_SYN_DST_PORT_LEN 2
6404
6405 /* MC_CMD_WOL_FILTER_SET_IN_IPV6_SYN msgrequest */
6406 #define MC_CMD_WOL_FILTER_SET_IN_IPV6_SYN_LEN 44
6407 /*            MC_CMD_WOL_FILTER_SET_IN_FILTER_MODE_OFST 0 */
6408 /*            MC_CMD_WOL_FILTER_SET_IN_FILTER_MODE_LEN 4 */
6409 /*            MC_CMD_WOL_FILTER_SET_IN_WOL_TYPE_OFST 4 */
6410 /*            MC_CMD_WOL_FILTER_SET_IN_WOL_TYPE_LEN 4 */
6411 #define MC_CMD_WOL_FILTER_SET_IN_IPV6_SYN_SRC_IP_OFST 8
6412 #define MC_CMD_WOL_FILTER_SET_IN_IPV6_SYN_SRC_IP_LEN 16
6413 #define MC_CMD_WOL_FILTER_SET_IN_IPV6_SYN_DST_IP_OFST 24
6414 #define MC_CMD_WOL_FILTER_SET_IN_IPV6_SYN_DST_IP_LEN 16
6415 #define MC_CMD_WOL_FILTER_SET_IN_IPV6_SYN_SRC_PORT_OFST 40
6416 #define MC_CMD_WOL_FILTER_SET_IN_IPV6_SYN_SRC_PORT_LEN 2
6417 #define MC_CMD_WOL_FILTER_SET_IN_IPV6_SYN_DST_PORT_OFST 42
6418 #define MC_CMD_WOL_FILTER_SET_IN_IPV6_SYN_DST_PORT_LEN 2
6419
6420 /* MC_CMD_WOL_FILTER_SET_IN_BITMAP msgrequest */
6421 #define MC_CMD_WOL_FILTER_SET_IN_BITMAP_LEN 187
6422 /*            MC_CMD_WOL_FILTER_SET_IN_FILTER_MODE_OFST 0 */
6423 /*            MC_CMD_WOL_FILTER_SET_IN_FILTER_MODE_LEN 4 */
6424 /*            MC_CMD_WOL_FILTER_SET_IN_WOL_TYPE_OFST 4 */
6425 /*            MC_CMD_WOL_FILTER_SET_IN_WOL_TYPE_LEN 4 */
6426 #define MC_CMD_WOL_FILTER_SET_IN_BITMAP_MASK_OFST 8
6427 #define MC_CMD_WOL_FILTER_SET_IN_BITMAP_MASK_LEN 48
6428 #define MC_CMD_WOL_FILTER_SET_IN_BITMAP_BITMAP_OFST 56
6429 #define MC_CMD_WOL_FILTER_SET_IN_BITMAP_BITMAP_LEN 128
6430 #define MC_CMD_WOL_FILTER_SET_IN_BITMAP_LEN_OFST 184
6431 #define MC_CMD_WOL_FILTER_SET_IN_BITMAP_LEN_LEN 1
6432 #define MC_CMD_WOL_FILTER_SET_IN_BITMAP_LAYER3_OFST 185
6433 #define MC_CMD_WOL_FILTER_SET_IN_BITMAP_LAYER3_LEN 1
6434 #define MC_CMD_WOL_FILTER_SET_IN_BITMAP_LAYER4_OFST 186
6435 #define MC_CMD_WOL_FILTER_SET_IN_BITMAP_LAYER4_LEN 1
6436
6437 /* MC_CMD_WOL_FILTER_SET_IN_LINK msgrequest */
6438 #define MC_CMD_WOL_FILTER_SET_IN_LINK_LEN 12
6439 /*            MC_CMD_WOL_FILTER_SET_IN_FILTER_MODE_OFST 0 */
6440 /*            MC_CMD_WOL_FILTER_SET_IN_FILTER_MODE_LEN 4 */
6441 /*            MC_CMD_WOL_FILTER_SET_IN_WOL_TYPE_OFST 4 */
6442 /*            MC_CMD_WOL_FILTER_SET_IN_WOL_TYPE_LEN 4 */
6443 #define MC_CMD_WOL_FILTER_SET_IN_LINK_MASK_OFST 8
6444 #define MC_CMD_WOL_FILTER_SET_IN_LINK_MASK_LEN 4
6445 #define MC_CMD_WOL_FILTER_SET_IN_LINK_UP_OFST 8
6446 #define MC_CMD_WOL_FILTER_SET_IN_LINK_UP_LBN 0
6447 #define MC_CMD_WOL_FILTER_SET_IN_LINK_UP_WIDTH 1
6448 #define MC_CMD_WOL_FILTER_SET_IN_LINK_DOWN_OFST 8
6449 #define MC_CMD_WOL_FILTER_SET_IN_LINK_DOWN_LBN 1
6450 #define MC_CMD_WOL_FILTER_SET_IN_LINK_DOWN_WIDTH 1
6451
6452 /* MC_CMD_WOL_FILTER_SET_OUT msgresponse */
6453 #define MC_CMD_WOL_FILTER_SET_OUT_LEN 4
6454 #define MC_CMD_WOL_FILTER_SET_OUT_FILTER_ID_OFST 0
6455 #define MC_CMD_WOL_FILTER_SET_OUT_FILTER_ID_LEN 4
6456
6457
6458 /***********************************/
6459 /* MC_CMD_WOL_FILTER_REMOVE
6460  * Remove a WoL filter. Locks required: None. Returns: 0, EINVAL, ENOSYS
6461  */
6462 #define MC_CMD_WOL_FILTER_REMOVE 0x33
6463 #define MC_CMD_WOL_FILTER_REMOVE_MSGSET 0x33
6464 #undef  MC_CMD_0x33_PRIVILEGE_CTG
6465
6466 #define MC_CMD_0x33_PRIVILEGE_CTG SRIOV_CTG_LINK
6467
6468 /* MC_CMD_WOL_FILTER_REMOVE_IN msgrequest */
6469 #define MC_CMD_WOL_FILTER_REMOVE_IN_LEN 4
6470 #define MC_CMD_WOL_FILTER_REMOVE_IN_FILTER_ID_OFST 0
6471 #define MC_CMD_WOL_FILTER_REMOVE_IN_FILTER_ID_LEN 4
6472
6473 /* MC_CMD_WOL_FILTER_REMOVE_OUT msgresponse */
6474 #define MC_CMD_WOL_FILTER_REMOVE_OUT_LEN 0
6475
6476
6477 /***********************************/
6478 /* MC_CMD_WOL_FILTER_RESET
6479  * Reset (i.e. remove all) WoL filters. Locks required: None. Returns: 0,
6480  * ENOSYS
6481  */
6482 #define MC_CMD_WOL_FILTER_RESET 0x34
6483 #define MC_CMD_WOL_FILTER_RESET_MSGSET 0x34
6484 #undef  MC_CMD_0x34_PRIVILEGE_CTG
6485
6486 #define MC_CMD_0x34_PRIVILEGE_CTG SRIOV_CTG_LINK
6487
6488 /* MC_CMD_WOL_FILTER_RESET_IN msgrequest */
6489 #define MC_CMD_WOL_FILTER_RESET_IN_LEN 4
6490 #define MC_CMD_WOL_FILTER_RESET_IN_MASK_OFST 0
6491 #define MC_CMD_WOL_FILTER_RESET_IN_MASK_LEN 4
6492 #define MC_CMD_WOL_FILTER_RESET_IN_WAKE_FILTERS 0x1 /* enum */
6493 #define MC_CMD_WOL_FILTER_RESET_IN_LIGHTSOUT_OFFLOADS 0x2 /* enum */
6494
6495 /* MC_CMD_WOL_FILTER_RESET_OUT msgresponse */
6496 #define MC_CMD_WOL_FILTER_RESET_OUT_LEN 0
6497
6498
6499 /***********************************/
6500 /* MC_CMD_SET_MCAST_HASH
6501  * Set the MCAST hash value without otherwise reconfiguring the MAC
6502  */
6503 #define MC_CMD_SET_MCAST_HASH 0x35
6504 #define MC_CMD_SET_MCAST_HASH_MSGSET 0x35
6505
6506 /* MC_CMD_SET_MCAST_HASH_IN msgrequest */
6507 #define MC_CMD_SET_MCAST_HASH_IN_LEN 32
6508 #define MC_CMD_SET_MCAST_HASH_IN_HASH0_OFST 0
6509 #define MC_CMD_SET_MCAST_HASH_IN_HASH0_LEN 16
6510 #define MC_CMD_SET_MCAST_HASH_IN_HASH1_OFST 16
6511 #define MC_CMD_SET_MCAST_HASH_IN_HASH1_LEN 16
6512
6513 /* MC_CMD_SET_MCAST_HASH_OUT msgresponse */
6514 #define MC_CMD_SET_MCAST_HASH_OUT_LEN 0
6515
6516
6517 /***********************************/
6518 /* MC_CMD_NVRAM_TYPES
6519  * Return bitfield indicating available types of virtual NVRAM partitions.
6520  * Locks required: none. Returns: 0
6521  */
6522 #define MC_CMD_NVRAM_TYPES 0x36
6523 #define MC_CMD_NVRAM_TYPES_MSGSET 0x36
6524 #undef  MC_CMD_0x36_PRIVILEGE_CTG
6525
6526 #define MC_CMD_0x36_PRIVILEGE_CTG SRIOV_CTG_ADMIN
6527
6528 /* MC_CMD_NVRAM_TYPES_IN msgrequest */
6529 #define MC_CMD_NVRAM_TYPES_IN_LEN 0
6530
6531 /* MC_CMD_NVRAM_TYPES_OUT msgresponse */
6532 #define MC_CMD_NVRAM_TYPES_OUT_LEN 4
6533 /* Bit mask of supported types. */
6534 #define MC_CMD_NVRAM_TYPES_OUT_TYPES_OFST 0
6535 #define MC_CMD_NVRAM_TYPES_OUT_TYPES_LEN 4
6536 /* enum: Disabled callisto. */
6537 #define MC_CMD_NVRAM_TYPE_DISABLED_CALLISTO 0x0
6538 /* enum: MC firmware. */
6539 #define MC_CMD_NVRAM_TYPE_MC_FW 0x1
6540 /* enum: MC backup firmware. */
6541 #define MC_CMD_NVRAM_TYPE_MC_FW_BACKUP 0x2
6542 /* enum: Static configuration Port0. */
6543 #define MC_CMD_NVRAM_TYPE_STATIC_CFG_PORT0 0x3
6544 /* enum: Static configuration Port1. */
6545 #define MC_CMD_NVRAM_TYPE_STATIC_CFG_PORT1 0x4
6546 /* enum: Dynamic configuration Port0. */
6547 #define MC_CMD_NVRAM_TYPE_DYNAMIC_CFG_PORT0 0x5
6548 /* enum: Dynamic configuration Port1. */
6549 #define MC_CMD_NVRAM_TYPE_DYNAMIC_CFG_PORT1 0x6
6550 /* enum: Expansion Rom. */
6551 #define MC_CMD_NVRAM_TYPE_EXP_ROM 0x7
6552 /* enum: Expansion Rom Configuration Port0. */
6553 #define MC_CMD_NVRAM_TYPE_EXP_ROM_CFG_PORT0 0x8
6554 /* enum: Expansion Rom Configuration Port1. */
6555 #define MC_CMD_NVRAM_TYPE_EXP_ROM_CFG_PORT1 0x9
6556 /* enum: Phy Configuration Port0. */
6557 #define MC_CMD_NVRAM_TYPE_PHY_PORT0 0xa
6558 /* enum: Phy Configuration Port1. */
6559 #define MC_CMD_NVRAM_TYPE_PHY_PORT1 0xb
6560 /* enum: Log. */
6561 #define MC_CMD_NVRAM_TYPE_LOG 0xc
6562 /* enum: FPGA image. */
6563 #define MC_CMD_NVRAM_TYPE_FPGA 0xd
6564 /* enum: FPGA backup image */
6565 #define MC_CMD_NVRAM_TYPE_FPGA_BACKUP 0xe
6566 /* enum: FC firmware. */
6567 #define MC_CMD_NVRAM_TYPE_FC_FW 0xf
6568 /* enum: FC backup firmware. */
6569 #define MC_CMD_NVRAM_TYPE_FC_FW_BACKUP 0x10
6570 /* enum: CPLD image. */
6571 #define MC_CMD_NVRAM_TYPE_CPLD 0x11
6572 /* enum: Licensing information. */
6573 #define MC_CMD_NVRAM_TYPE_LICENSE 0x12
6574 /* enum: FC Log. */
6575 #define MC_CMD_NVRAM_TYPE_FC_LOG 0x13
6576 /* enum: Additional flash on FPGA. */
6577 #define MC_CMD_NVRAM_TYPE_FC_EXTRA 0x14
6578
6579
6580 /***********************************/
6581 /* MC_CMD_NVRAM_INFO
6582  * Read info about a virtual NVRAM partition. Locks required: none. Returns: 0,
6583  * EINVAL (bad type).
6584  */
6585 #define MC_CMD_NVRAM_INFO 0x37
6586 #define MC_CMD_NVRAM_INFO_MSGSET 0x37
6587 #undef  MC_CMD_0x37_PRIVILEGE_CTG
6588
6589 #define MC_CMD_0x37_PRIVILEGE_CTG SRIOV_CTG_ADMIN
6590
6591 /* MC_CMD_NVRAM_INFO_IN msgrequest */
6592 #define MC_CMD_NVRAM_INFO_IN_LEN 4
6593 #define MC_CMD_NVRAM_INFO_IN_TYPE_OFST 0
6594 #define MC_CMD_NVRAM_INFO_IN_TYPE_LEN 4
6595 /*            Enum values, see field(s): */
6596 /*               MC_CMD_NVRAM_TYPES/MC_CMD_NVRAM_TYPES_OUT/TYPES */
6597
6598 /* MC_CMD_NVRAM_INFO_OUT msgresponse */
6599 #define MC_CMD_NVRAM_INFO_OUT_LEN 24
6600 #define MC_CMD_NVRAM_INFO_OUT_TYPE_OFST 0
6601 #define MC_CMD_NVRAM_INFO_OUT_TYPE_LEN 4
6602 /*            Enum values, see field(s): */
6603 /*               MC_CMD_NVRAM_TYPES/MC_CMD_NVRAM_TYPES_OUT/TYPES */
6604 #define MC_CMD_NVRAM_INFO_OUT_SIZE_OFST 4
6605 #define MC_CMD_NVRAM_INFO_OUT_SIZE_LEN 4
6606 #define MC_CMD_NVRAM_INFO_OUT_ERASESIZE_OFST 8
6607 #define MC_CMD_NVRAM_INFO_OUT_ERASESIZE_LEN 4
6608 #define MC_CMD_NVRAM_INFO_OUT_FLAGS_OFST 12
6609 #define MC_CMD_NVRAM_INFO_OUT_FLAGS_LEN 4
6610 #define MC_CMD_NVRAM_INFO_OUT_PROTECTED_OFST 12
6611 #define MC_CMD_NVRAM_INFO_OUT_PROTECTED_LBN 0
6612 #define MC_CMD_NVRAM_INFO_OUT_PROTECTED_WIDTH 1
6613 #define MC_CMD_NVRAM_INFO_OUT_TLV_OFST 12
6614 #define MC_CMD_NVRAM_INFO_OUT_TLV_LBN 1
6615 #define MC_CMD_NVRAM_INFO_OUT_TLV_WIDTH 1
6616 #define MC_CMD_NVRAM_INFO_OUT_READ_ONLY_IF_TSA_BOUND_OFST 12
6617 #define MC_CMD_NVRAM_INFO_OUT_READ_ONLY_IF_TSA_BOUND_LBN 2
6618 #define MC_CMD_NVRAM_INFO_OUT_READ_ONLY_IF_TSA_BOUND_WIDTH 1
6619 #define MC_CMD_NVRAM_INFO_OUT_CRC_OFST 12
6620 #define MC_CMD_NVRAM_INFO_OUT_CRC_LBN 3
6621 #define MC_CMD_NVRAM_INFO_OUT_CRC_WIDTH 1
6622 #define MC_CMD_NVRAM_INFO_OUT_READ_ONLY_OFST 12
6623 #define MC_CMD_NVRAM_INFO_OUT_READ_ONLY_LBN 5
6624 #define MC_CMD_NVRAM_INFO_OUT_READ_ONLY_WIDTH 1
6625 #define MC_CMD_NVRAM_INFO_OUT_CMAC_OFST 12
6626 #define MC_CMD_NVRAM_INFO_OUT_CMAC_LBN 6
6627 #define MC_CMD_NVRAM_INFO_OUT_CMAC_WIDTH 1
6628 #define MC_CMD_NVRAM_INFO_OUT_A_B_OFST 12
6629 #define MC_CMD_NVRAM_INFO_OUT_A_B_LBN 7
6630 #define MC_CMD_NVRAM_INFO_OUT_A_B_WIDTH 1
6631 #define MC_CMD_NVRAM_INFO_OUT_PHYSDEV_OFST 16
6632 #define MC_CMD_NVRAM_INFO_OUT_PHYSDEV_LEN 4
6633 #define MC_CMD_NVRAM_INFO_OUT_PHYSADDR_OFST 20
6634 #define MC_CMD_NVRAM_INFO_OUT_PHYSADDR_LEN 4
6635
6636 /* MC_CMD_NVRAM_INFO_V2_OUT msgresponse */
6637 #define MC_CMD_NVRAM_INFO_V2_OUT_LEN 28
6638 #define MC_CMD_NVRAM_INFO_V2_OUT_TYPE_OFST 0
6639 #define MC_CMD_NVRAM_INFO_V2_OUT_TYPE_LEN 4
6640 /*            Enum values, see field(s): */
6641 /*               MC_CMD_NVRAM_TYPES/MC_CMD_NVRAM_TYPES_OUT/TYPES */
6642 #define MC_CMD_NVRAM_INFO_V2_OUT_SIZE_OFST 4
6643 #define MC_CMD_NVRAM_INFO_V2_OUT_SIZE_LEN 4
6644 #define MC_CMD_NVRAM_INFO_V2_OUT_ERASESIZE_OFST 8
6645 #define MC_CMD_NVRAM_INFO_V2_OUT_ERASESIZE_LEN 4
6646 #define MC_CMD_NVRAM_INFO_V2_OUT_FLAGS_OFST 12
6647 #define MC_CMD_NVRAM_INFO_V2_OUT_FLAGS_LEN 4
6648 #define MC_CMD_NVRAM_INFO_V2_OUT_PROTECTED_OFST 12
6649 #define MC_CMD_NVRAM_INFO_V2_OUT_PROTECTED_LBN 0
6650 #define MC_CMD_NVRAM_INFO_V2_OUT_PROTECTED_WIDTH 1
6651 #define MC_CMD_NVRAM_INFO_V2_OUT_TLV_OFST 12
6652 #define MC_CMD_NVRAM_INFO_V2_OUT_TLV_LBN 1
6653 #define MC_CMD_NVRAM_INFO_V2_OUT_TLV_WIDTH 1
6654 #define MC_CMD_NVRAM_INFO_V2_OUT_READ_ONLY_IF_TSA_BOUND_OFST 12
6655 #define MC_CMD_NVRAM_INFO_V2_OUT_READ_ONLY_IF_TSA_BOUND_LBN 2
6656 #define MC_CMD_NVRAM_INFO_V2_OUT_READ_ONLY_IF_TSA_BOUND_WIDTH 1
6657 #define MC_CMD_NVRAM_INFO_V2_OUT_READ_ONLY_OFST 12
6658 #define MC_CMD_NVRAM_INFO_V2_OUT_READ_ONLY_LBN 5
6659 #define MC_CMD_NVRAM_INFO_V2_OUT_READ_ONLY_WIDTH 1
6660 #define MC_CMD_NVRAM_INFO_V2_OUT_A_B_OFST 12
6661 #define MC_CMD_NVRAM_INFO_V2_OUT_A_B_LBN 7
6662 #define MC_CMD_NVRAM_INFO_V2_OUT_A_B_WIDTH 1
6663 #define MC_CMD_NVRAM_INFO_V2_OUT_PHYSDEV_OFST 16
6664 #define MC_CMD_NVRAM_INFO_V2_OUT_PHYSDEV_LEN 4
6665 #define MC_CMD_NVRAM_INFO_V2_OUT_PHYSADDR_OFST 20
6666 #define MC_CMD_NVRAM_INFO_V2_OUT_PHYSADDR_LEN 4
6667 /* Writes must be multiples of this size. Added to support the MUM on Sorrento.
6668  */
6669 #define MC_CMD_NVRAM_INFO_V2_OUT_WRITESIZE_OFST 24
6670 #define MC_CMD_NVRAM_INFO_V2_OUT_WRITESIZE_LEN 4
6671
6672
6673 /***********************************/
6674 /* MC_CMD_NVRAM_UPDATE_START
6675  * Start a group of update operations on a virtual NVRAM partition. Locks
6676  * required: PHY_LOCK if type==*PHY*. Returns: 0, EINVAL (bad type), EACCES (if
6677  * PHY_LOCK required and not held). In an adapter bound to a TSA controller,
6678  * MC_CMD_NVRAM_UPDATE_START can only be used on a subset of partition types
6679  * i.e. static config, dynamic config and expansion ROM config. Attempting to
6680  * perform this operation on a restricted partition will return the error
6681  * EPERM.
6682  */
6683 #define MC_CMD_NVRAM_UPDATE_START 0x38
6684 #define MC_CMD_NVRAM_UPDATE_START_MSGSET 0x38
6685 #undef  MC_CMD_0x38_PRIVILEGE_CTG
6686
6687 #define MC_CMD_0x38_PRIVILEGE_CTG SRIOV_CTG_ADMIN
6688
6689 /* MC_CMD_NVRAM_UPDATE_START_IN msgrequest: Legacy NVRAM_UPDATE_START request.
6690  * Use NVRAM_UPDATE_START_V2_IN in new code
6691  */
6692 #define MC_CMD_NVRAM_UPDATE_START_IN_LEN 4
6693 #define MC_CMD_NVRAM_UPDATE_START_IN_TYPE_OFST 0
6694 #define MC_CMD_NVRAM_UPDATE_START_IN_TYPE_LEN 4
6695 /*            Enum values, see field(s): */
6696 /*               MC_CMD_NVRAM_TYPES/MC_CMD_NVRAM_TYPES_OUT/TYPES */
6697
6698 /* MC_CMD_NVRAM_UPDATE_START_V2_IN msgrequest: Extended NVRAM_UPDATE_START
6699  * request with additional flags indicating version of command in use. See
6700  * MC_CMD_NVRAM_UPDATE_FINISH_V2_OUT for details of extended functionality. Use
6701  * paired up with NVRAM_UPDATE_FINISH_V2_IN.
6702  */
6703 #define MC_CMD_NVRAM_UPDATE_START_V2_IN_LEN 8
6704 #define MC_CMD_NVRAM_UPDATE_START_V2_IN_TYPE_OFST 0
6705 #define MC_CMD_NVRAM_UPDATE_START_V2_IN_TYPE_LEN 4
6706 /*            Enum values, see field(s): */
6707 /*               MC_CMD_NVRAM_TYPES/MC_CMD_NVRAM_TYPES_OUT/TYPES */
6708 #define MC_CMD_NVRAM_UPDATE_START_V2_IN_FLAGS_OFST 4
6709 #define MC_CMD_NVRAM_UPDATE_START_V2_IN_FLAGS_LEN 4
6710 #define MC_CMD_NVRAM_UPDATE_START_V2_IN_FLAG_REPORT_VERIFY_RESULT_OFST 4
6711 #define MC_CMD_NVRAM_UPDATE_START_V2_IN_FLAG_REPORT_VERIFY_RESULT_LBN 0
6712 #define MC_CMD_NVRAM_UPDATE_START_V2_IN_FLAG_REPORT_VERIFY_RESULT_WIDTH 1
6713
6714 /* MC_CMD_NVRAM_UPDATE_START_OUT msgresponse */
6715 #define MC_CMD_NVRAM_UPDATE_START_OUT_LEN 0
6716
6717
6718 /***********************************/
6719 /* MC_CMD_NVRAM_READ
6720  * Read data from a virtual NVRAM partition. Locks required: PHY_LOCK if
6721  * type==*PHY*. Returns: 0, EINVAL (bad type/offset/length), EACCES (if
6722  * PHY_LOCK required and not held)
6723  */
6724 #define MC_CMD_NVRAM_READ 0x39
6725 #define MC_CMD_NVRAM_READ_MSGSET 0x39
6726 #undef  MC_CMD_0x39_PRIVILEGE_CTG
6727
6728 #define MC_CMD_0x39_PRIVILEGE_CTG SRIOV_CTG_ADMIN
6729
6730 /* MC_CMD_NVRAM_READ_IN msgrequest */
6731 #define MC_CMD_NVRAM_READ_IN_LEN 12
6732 #define MC_CMD_NVRAM_READ_IN_TYPE_OFST 0
6733 #define MC_CMD_NVRAM_READ_IN_TYPE_LEN 4
6734 /*            Enum values, see field(s): */
6735 /*               MC_CMD_NVRAM_TYPES/MC_CMD_NVRAM_TYPES_OUT/TYPES */
6736 #define MC_CMD_NVRAM_READ_IN_OFFSET_OFST 4
6737 #define MC_CMD_NVRAM_READ_IN_OFFSET_LEN 4
6738 /* amount to read in bytes */
6739 #define MC_CMD_NVRAM_READ_IN_LENGTH_OFST 8
6740 #define MC_CMD_NVRAM_READ_IN_LENGTH_LEN 4
6741
6742 /* MC_CMD_NVRAM_READ_IN_V2 msgrequest */
6743 #define MC_CMD_NVRAM_READ_IN_V2_LEN 16
6744 #define MC_CMD_NVRAM_READ_IN_V2_TYPE_OFST 0
6745 #define MC_CMD_NVRAM_READ_IN_V2_TYPE_LEN 4
6746 /*            Enum values, see field(s): */
6747 /*               MC_CMD_NVRAM_TYPES/MC_CMD_NVRAM_TYPES_OUT/TYPES */
6748 #define MC_CMD_NVRAM_READ_IN_V2_OFFSET_OFST 4
6749 #define MC_CMD_NVRAM_READ_IN_V2_OFFSET_LEN 4
6750 /* amount to read in bytes */
6751 #define MC_CMD_NVRAM_READ_IN_V2_LENGTH_OFST 8
6752 #define MC_CMD_NVRAM_READ_IN_V2_LENGTH_LEN 4
6753 /* Optional control info. If a partition is stored with an A/B versioning
6754  * scheme (i.e. in more than one physical partition in NVRAM) the host can set
6755  * this to control which underlying physical partition is used to read data
6756  * from. This allows it to perform a read-modify-write-verify with the write
6757  * lock continuously held by calling NVRAM_UPDATE_START, reading the old
6758  * contents using MODE=TARGET_CURRENT, overwriting the old partition and then
6759  * verifying by reading with MODE=TARGET_BACKUP.
6760  */
6761 #define MC_CMD_NVRAM_READ_IN_V2_MODE_OFST 12
6762 #define MC_CMD_NVRAM_READ_IN_V2_MODE_LEN 4
6763 /* enum: Same as omitting MODE: caller sees data in current partition unless it
6764  * holds the write lock in which case it sees data in the partition it is
6765  * updating.
6766  */
6767 #define MC_CMD_NVRAM_READ_IN_V2_DEFAULT 0x0
6768 /* enum: Read from the current partition of an A/B pair, even if holding the
6769  * write lock.
6770  */
6771 #define MC_CMD_NVRAM_READ_IN_V2_TARGET_CURRENT 0x1
6772 /* enum: Read from the non-current (i.e. to be updated) partition of an A/B
6773  * pair
6774  */
6775 #define MC_CMD_NVRAM_READ_IN_V2_TARGET_BACKUP 0x2
6776
6777 /* MC_CMD_NVRAM_READ_OUT msgresponse */
6778 #define MC_CMD_NVRAM_READ_OUT_LENMIN 1
6779 #define MC_CMD_NVRAM_READ_OUT_LENMAX 252
6780 #define MC_CMD_NVRAM_READ_OUT_LENMAX_MCDI2 1020
6781 #define MC_CMD_NVRAM_READ_OUT_LEN(num) (0+1*(num))
6782 #define MC_CMD_NVRAM_READ_OUT_READ_BUFFER_NUM(len) (((len)-0)/1)
6783 #define MC_CMD_NVRAM_READ_OUT_READ_BUFFER_OFST 0
6784 #define MC_CMD_NVRAM_READ_OUT_READ_BUFFER_LEN 1
6785 #define MC_CMD_NVRAM_READ_OUT_READ_BUFFER_MINNUM 1
6786 #define MC_CMD_NVRAM_READ_OUT_READ_BUFFER_MAXNUM 252
6787 #define MC_CMD_NVRAM_READ_OUT_READ_BUFFER_MAXNUM_MCDI2 1020
6788
6789
6790 /***********************************/
6791 /* MC_CMD_NVRAM_WRITE
6792  * Write data to a virtual NVRAM partition. Locks required: PHY_LOCK if
6793  * type==*PHY*. Returns: 0, EINVAL (bad type/offset/length), EACCES (if
6794  * PHY_LOCK required and not held)
6795  */
6796 #define MC_CMD_NVRAM_WRITE 0x3a
6797 #define MC_CMD_NVRAM_WRITE_MSGSET 0x3a
6798 #undef  MC_CMD_0x3a_PRIVILEGE_CTG
6799
6800 #define MC_CMD_0x3a_PRIVILEGE_CTG SRIOV_CTG_ADMIN
6801
6802 /* MC_CMD_NVRAM_WRITE_IN msgrequest */
6803 #define MC_CMD_NVRAM_WRITE_IN_LENMIN 13
6804 #define MC_CMD_NVRAM_WRITE_IN_LENMAX 252
6805 #define MC_CMD_NVRAM_WRITE_IN_LENMAX_MCDI2 1020
6806 #define MC_CMD_NVRAM_WRITE_IN_LEN(num) (12+1*(num))
6807 #define MC_CMD_NVRAM_WRITE_IN_WRITE_BUFFER_NUM(len) (((len)-12)/1)
6808 #define MC_CMD_NVRAM_WRITE_IN_TYPE_OFST 0
6809 #define MC_CMD_NVRAM_WRITE_IN_TYPE_LEN 4
6810 /*            Enum values, see field(s): */
6811 /*               MC_CMD_NVRAM_TYPES/MC_CMD_NVRAM_TYPES_OUT/TYPES */
6812 #define MC_CMD_NVRAM_WRITE_IN_OFFSET_OFST 4
6813 #define MC_CMD_NVRAM_WRITE_IN_OFFSET_LEN 4
6814 #define MC_CMD_NVRAM_WRITE_IN_LENGTH_OFST 8
6815 #define MC_CMD_NVRAM_WRITE_IN_LENGTH_LEN 4
6816 #define MC_CMD_NVRAM_WRITE_IN_WRITE_BUFFER_OFST 12
6817 #define MC_CMD_NVRAM_WRITE_IN_WRITE_BUFFER_LEN 1
6818 #define MC_CMD_NVRAM_WRITE_IN_WRITE_BUFFER_MINNUM 1
6819 #define MC_CMD_NVRAM_WRITE_IN_WRITE_BUFFER_MAXNUM 240
6820 #define MC_CMD_NVRAM_WRITE_IN_WRITE_BUFFER_MAXNUM_MCDI2 1008
6821
6822 /* MC_CMD_NVRAM_WRITE_OUT msgresponse */
6823 #define MC_CMD_NVRAM_WRITE_OUT_LEN 0
6824
6825
6826 /***********************************/
6827 /* MC_CMD_NVRAM_ERASE
6828  * Erase sector(s) from a virtual NVRAM partition. Locks required: PHY_LOCK if
6829  * type==*PHY*. Returns: 0, EINVAL (bad type/offset/length), EACCES (if
6830  * PHY_LOCK required and not held)
6831  */
6832 #define MC_CMD_NVRAM_ERASE 0x3b
6833 #define MC_CMD_NVRAM_ERASE_MSGSET 0x3b
6834 #undef  MC_CMD_0x3b_PRIVILEGE_CTG
6835
6836 #define MC_CMD_0x3b_PRIVILEGE_CTG SRIOV_CTG_ADMIN
6837
6838 /* MC_CMD_NVRAM_ERASE_IN msgrequest */
6839 #define MC_CMD_NVRAM_ERASE_IN_LEN 12
6840 #define MC_CMD_NVRAM_ERASE_IN_TYPE_OFST 0
6841 #define MC_CMD_NVRAM_ERASE_IN_TYPE_LEN 4
6842 /*            Enum values, see field(s): */
6843 /*               MC_CMD_NVRAM_TYPES/MC_CMD_NVRAM_TYPES_OUT/TYPES */
6844 #define MC_CMD_NVRAM_ERASE_IN_OFFSET_OFST 4
6845 #define MC_CMD_NVRAM_ERASE_IN_OFFSET_LEN 4
6846 #define MC_CMD_NVRAM_ERASE_IN_LENGTH_OFST 8
6847 #define MC_CMD_NVRAM_ERASE_IN_LENGTH_LEN 4
6848
6849 /* MC_CMD_NVRAM_ERASE_OUT msgresponse */
6850 #define MC_CMD_NVRAM_ERASE_OUT_LEN 0
6851
6852
6853 /***********************************/
6854 /* MC_CMD_NVRAM_UPDATE_FINISH
6855  * Finish a group of update operations on a virtual NVRAM partition. Locks
6856  * required: PHY_LOCK if type==*PHY*. Returns: 0, EINVAL (bad type/offset/
6857  * length), EACCES (if PHY_LOCK required and not held). In an adapter bound to
6858  * a TSA controller, MC_CMD_NVRAM_UPDATE_FINISH can only be used on a subset of
6859  * partition types i.e. static config, dynamic config and expansion ROM config.
6860  * Attempting to perform this operation on a restricted partition will return
6861  * the error EPERM.
6862  */
6863 #define MC_CMD_NVRAM_UPDATE_FINISH 0x3c
6864 #define MC_CMD_NVRAM_UPDATE_FINISH_MSGSET 0x3c
6865 #undef  MC_CMD_0x3c_PRIVILEGE_CTG
6866
6867 #define MC_CMD_0x3c_PRIVILEGE_CTG SRIOV_CTG_ADMIN
6868
6869 /* MC_CMD_NVRAM_UPDATE_FINISH_IN msgrequest: Legacy NVRAM_UPDATE_FINISH
6870  * request. Use NVRAM_UPDATE_FINISH_V2_IN in new code
6871  */
6872 #define MC_CMD_NVRAM_UPDATE_FINISH_IN_LEN 8
6873 #define MC_CMD_NVRAM_UPDATE_FINISH_IN_TYPE_OFST 0
6874 #define MC_CMD_NVRAM_UPDATE_FINISH_IN_TYPE_LEN 4
6875 /*            Enum values, see field(s): */
6876 /*               MC_CMD_NVRAM_TYPES/MC_CMD_NVRAM_TYPES_OUT/TYPES */
6877 #define MC_CMD_NVRAM_UPDATE_FINISH_IN_REBOOT_OFST 4
6878 #define MC_CMD_NVRAM_UPDATE_FINISH_IN_REBOOT_LEN 4
6879
6880 /* MC_CMD_NVRAM_UPDATE_FINISH_V2_IN msgrequest: Extended NVRAM_UPDATE_FINISH
6881  * request with additional flags indicating version of NVRAM_UPDATE commands in
6882  * use. See MC_CMD_NVRAM_UPDATE_FINISH_V2_OUT for details of extended
6883  * functionality. Use paired up with NVRAM_UPDATE_START_V2_IN.
6884  */
6885 #define MC_CMD_NVRAM_UPDATE_FINISH_V2_IN_LEN 12
6886 #define MC_CMD_NVRAM_UPDATE_FINISH_V2_IN_TYPE_OFST 0
6887 #define MC_CMD_NVRAM_UPDATE_FINISH_V2_IN_TYPE_LEN 4
6888 /*            Enum values, see field(s): */
6889 /*               MC_CMD_NVRAM_TYPES/MC_CMD_NVRAM_TYPES_OUT/TYPES */
6890 #define MC_CMD_NVRAM_UPDATE_FINISH_V2_IN_REBOOT_OFST 4
6891 #define MC_CMD_NVRAM_UPDATE_FINISH_V2_IN_REBOOT_LEN 4
6892 #define MC_CMD_NVRAM_UPDATE_FINISH_V2_IN_FLAGS_OFST 8
6893 #define MC_CMD_NVRAM_UPDATE_FINISH_V2_IN_FLAGS_LEN 4
6894 #define MC_CMD_NVRAM_UPDATE_FINISH_V2_IN_FLAG_REPORT_VERIFY_RESULT_OFST 8
6895 #define MC_CMD_NVRAM_UPDATE_FINISH_V2_IN_FLAG_REPORT_VERIFY_RESULT_LBN 0
6896 #define MC_CMD_NVRAM_UPDATE_FINISH_V2_IN_FLAG_REPORT_VERIFY_RESULT_WIDTH 1
6897 #define MC_CMD_NVRAM_UPDATE_FINISH_V2_IN_FLAG_RUN_IN_BACKGROUND_OFST 8
6898 #define MC_CMD_NVRAM_UPDATE_FINISH_V2_IN_FLAG_RUN_IN_BACKGROUND_LBN 1
6899 #define MC_CMD_NVRAM_UPDATE_FINISH_V2_IN_FLAG_RUN_IN_BACKGROUND_WIDTH 1
6900 #define MC_CMD_NVRAM_UPDATE_FINISH_V2_IN_FLAG_POLL_VERIFY_RESULT_OFST 8
6901 #define MC_CMD_NVRAM_UPDATE_FINISH_V2_IN_FLAG_POLL_VERIFY_RESULT_LBN 2
6902 #define MC_CMD_NVRAM_UPDATE_FINISH_V2_IN_FLAG_POLL_VERIFY_RESULT_WIDTH 1
6903 #define MC_CMD_NVRAM_UPDATE_FINISH_V2_IN_FLAG_ABORT_OFST 8
6904 #define MC_CMD_NVRAM_UPDATE_FINISH_V2_IN_FLAG_ABORT_LBN 3
6905 #define MC_CMD_NVRAM_UPDATE_FINISH_V2_IN_FLAG_ABORT_WIDTH 1
6906
6907 /* MC_CMD_NVRAM_UPDATE_FINISH_OUT msgresponse: Legacy NVRAM_UPDATE_FINISH
6908  * response. Use NVRAM_UPDATE_FINISH_V2_OUT in new code
6909  */
6910 #define MC_CMD_NVRAM_UPDATE_FINISH_OUT_LEN 0
6911
6912 /* MC_CMD_NVRAM_UPDATE_FINISH_V2_OUT msgresponse:
6913  *
6914  * Extended NVRAM_UPDATE_FINISH response that communicates the result of secure
6915  * firmware validation where applicable back to the host.
6916  *
6917  * Medford only: For signed firmware images, such as those for medford, the MC
6918  * firmware verifies the signature before marking the firmware image as valid.
6919  * This process takes a few seconds to complete. So is likely to take more than
6920  * the MCDI timeout. Hence signature verification is initiated when
6921  * MC_CMD_NVRAM_UPDATE_FINISH_V2_IN is received by the firmware, however, the
6922  * MCDI command is run in a background MCDI processing thread. This response
6923  * payload includes the results of the signature verification. Note that the
6924  * per-partition nvram lock in firmware is only released after the verification
6925  * has completed.
6926  */
6927 #define MC_CMD_NVRAM_UPDATE_FINISH_V2_OUT_LEN 4
6928 /* Result of nvram update completion processing. Result codes that indicate an
6929  * internal build failure and therefore not expected to be seen by customers in
6930  * the field are marked with a prefix 'Internal-error'.
6931  */
6932 #define MC_CMD_NVRAM_UPDATE_FINISH_V2_OUT_RESULT_CODE_OFST 0
6933 #define MC_CMD_NVRAM_UPDATE_FINISH_V2_OUT_RESULT_CODE_LEN 4
6934 /* enum: Invalid return code; only non-zero values are defined. Defined as
6935  * unknown for backwards compatibility with NVRAM_UPDATE_FINISH_OUT.
6936  */
6937 #define MC_CMD_NVRAM_VERIFY_RC_UNKNOWN 0x0
6938 /* enum: Verify succeeded without any errors. */
6939 #define MC_CMD_NVRAM_VERIFY_RC_SUCCESS 0x1
6940 /* enum: CMS format verification failed due to an internal error. */
6941 #define MC_CMD_NVRAM_VERIFY_RC_CMS_CHECK_FAILED 0x2
6942 /* enum: Invalid CMS format in image metadata. */
6943 #define MC_CMD_NVRAM_VERIFY_RC_INVALID_CMS_FORMAT 0x3
6944 /* enum: Message digest verification failed due to an internal error. */
6945 #define MC_CMD_NVRAM_VERIFY_RC_MESSAGE_DIGEST_CHECK_FAILED 0x4
6946 /* enum: Error in message digest calculated over the reflash-header, payload
6947  * and reflash-trailer.
6948  */
6949 #define MC_CMD_NVRAM_VERIFY_RC_BAD_MESSAGE_DIGEST 0x5
6950 /* enum: Signature verification failed due to an internal error. */
6951 #define MC_CMD_NVRAM_VERIFY_RC_SIGNATURE_CHECK_FAILED 0x6
6952 /* enum: There are no valid signatures in the image. */
6953 #define MC_CMD_NVRAM_VERIFY_RC_NO_VALID_SIGNATURES 0x7
6954 /* enum: Trusted approvers verification failed due to an internal error. */
6955 #define MC_CMD_NVRAM_VERIFY_RC_TRUSTED_APPROVERS_CHECK_FAILED 0x8
6956 /* enum: The Trusted approver's list is empty. */
6957 #define MC_CMD_NVRAM_VERIFY_RC_NO_TRUSTED_APPROVERS 0x9
6958 /* enum: Signature chain verification failed due to an internal error. */
6959 #define MC_CMD_NVRAM_VERIFY_RC_SIGNATURE_CHAIN_CHECK_FAILED 0xa
6960 /* enum: The signers of the signatures in the image are not listed in the
6961  * Trusted approver's list.
6962  */
6963 #define MC_CMD_NVRAM_VERIFY_RC_NO_SIGNATURE_MATCH 0xb
6964 /* enum: The image contains a test-signed certificate, but the adapter accepts
6965  * only production signed images.
6966  */
6967 #define MC_CMD_NVRAM_VERIFY_RC_REJECT_TEST_SIGNED 0xc
6968 /* enum: The image has a lower security level than the current firmware. */
6969 #define MC_CMD_NVRAM_VERIFY_RC_SECURITY_LEVEL_DOWNGRADE 0xd
6970 /* enum: Internal-error. The signed image is missing the 'contents' section,
6971  * where the 'contents' section holds the actual image payload to be applied.
6972  */
6973 #define MC_CMD_NVRAM_VERIFY_RC_CONTENT_NOT_FOUND 0xe
6974 /* enum: Internal-error. The bundle header is invalid. */
6975 #define MC_CMD_NVRAM_VERIFY_RC_BUNDLE_CONTENT_HEADER_INVALID 0xf
6976 /* enum: Internal-error. The bundle does not have a valid reflash image layout.
6977  */
6978 #define MC_CMD_NVRAM_VERIFY_RC_BUNDLE_REFLASH_IMAGE_INVALID 0x10
6979 /* enum: Internal-error. The bundle has an inconsistent layout of components or
6980  * incorrect checksum.
6981  */
6982 #define MC_CMD_NVRAM_VERIFY_RC_BUNDLE_IMAGE_LAYOUT_INVALID 0x11
6983 /* enum: Internal-error. The bundle manifest is inconsistent with components in
6984  * the bundle.
6985  */
6986 #define MC_CMD_NVRAM_VERIFY_RC_BUNDLE_MANIFEST_INVALID 0x12
6987 /* enum: Internal-error. The number of components in a bundle do not match the
6988  * number of components advertised by the bundle manifest.
6989  */
6990 #define MC_CMD_NVRAM_VERIFY_RC_BUNDLE_MANIFEST_NUM_COMPONENTS_MISMATCH 0x13
6991 /* enum: Internal-error. The bundle contains too many components for the MC
6992  * firmware to process
6993  */
6994 #define MC_CMD_NVRAM_VERIFY_RC_BUNDLE_MANIFEST_TOO_MANY_COMPONENTS 0x14
6995 /* enum: Internal-error. The bundle manifest has an invalid/inconsistent
6996  * component.
6997  */
6998 #define MC_CMD_NVRAM_VERIFY_RC_BUNDLE_MANIFEST_COMPONENT_INVALID 0x15
6999 /* enum: Internal-error. The hash of a component does not match the hash stored
7000  * in the bundle manifest.
7001  */
7002 #define MC_CMD_NVRAM_VERIFY_RC_BUNDLE_MANIFEST_COMPONENT_HASH_MISMATCH 0x16
7003 /* enum: Internal-error. Component hash calculation failed. */
7004 #define MC_CMD_NVRAM_VERIFY_RC_BUNDLE_MANIFEST_COMPONENT_HASH_FAILED 0x17
7005 /* enum: Internal-error. The component does not have a valid reflash image
7006  * layout.
7007  */
7008 #define MC_CMD_NVRAM_VERIFY_RC_BUNDLE_COMPONENT_REFLASH_IMAGE_INVALID 0x18
7009 /* enum: The bundle processing code failed to copy a component to its target
7010  * partition.
7011  */
7012 #define MC_CMD_NVRAM_VERIFY_RC_BUNDLE_COMPONENT_COPY_FAILED 0x19
7013 /* enum: The update operation is in-progress. */
7014 #define MC_CMD_NVRAM_VERIFY_RC_PENDING 0x1a
7015
7016
7017 /***********************************/
7018 /* MC_CMD_REBOOT
7019  * Reboot the MC.
7020  *
7021  * The AFTER_ASSERTION flag is intended to be used when the driver notices an
7022  * assertion failure (at which point it is expected to perform a complete tear
7023  * down and reinitialise), to allow both ports to reset the MC once in an
7024  * atomic fashion.
7025  *
7026  * Production mc firmwares are generally compiled with REBOOT_ON_ASSERT=1,
7027  * which means that they will automatically reboot out of the assertion
7028  * handler, so this is in practise an optional operation. It is still
7029  * recommended that drivers execute this to support custom firmwares with
7030  * REBOOT_ON_ASSERT=0.
7031  *
7032  * Locks required: NONE Returns: Nothing. You get back a response with ERR=1,
7033  * DATALEN=0
7034  */
7035 #define MC_CMD_REBOOT 0x3d
7036 #define MC_CMD_REBOOT_MSGSET 0x3d
7037 #undef  MC_CMD_0x3d_PRIVILEGE_CTG
7038
7039 #define MC_CMD_0x3d_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
7040
7041 /* MC_CMD_REBOOT_IN msgrequest */
7042 #define MC_CMD_REBOOT_IN_LEN 4
7043 #define MC_CMD_REBOOT_IN_FLAGS_OFST 0
7044 #define MC_CMD_REBOOT_IN_FLAGS_LEN 4
7045 #define MC_CMD_REBOOT_FLAGS_AFTER_ASSERTION 0x1 /* enum */
7046
7047 /* MC_CMD_REBOOT_OUT msgresponse */
7048 #define MC_CMD_REBOOT_OUT_LEN 0
7049
7050
7051 /***********************************/
7052 /* MC_CMD_SCHEDINFO
7053  * Request scheduler info. Locks required: NONE. Returns: An array of
7054  * (timeslice,maximum overrun), one for each thread, in ascending order of
7055  * thread address.
7056  */
7057 #define MC_CMD_SCHEDINFO 0x3e
7058 #define MC_CMD_SCHEDINFO_MSGSET 0x3e
7059 #undef  MC_CMD_0x3e_PRIVILEGE_CTG
7060
7061 #define MC_CMD_0x3e_PRIVILEGE_CTG SRIOV_CTG_ADMIN
7062
7063 /* MC_CMD_SCHEDINFO_IN msgrequest */
7064 #define MC_CMD_SCHEDINFO_IN_LEN 0
7065
7066 /* MC_CMD_SCHEDINFO_OUT msgresponse */
7067 #define MC_CMD_SCHEDINFO_OUT_LENMIN 4
7068 #define MC_CMD_SCHEDINFO_OUT_LENMAX 252
7069 #define MC_CMD_SCHEDINFO_OUT_LENMAX_MCDI2 1020
7070 #define MC_CMD_SCHEDINFO_OUT_LEN(num) (0+4*(num))
7071 #define MC_CMD_SCHEDINFO_OUT_DATA_NUM(len) (((len)-0)/4)
7072 #define MC_CMD_SCHEDINFO_OUT_DATA_OFST 0
7073 #define MC_CMD_SCHEDINFO_OUT_DATA_LEN 4
7074 #define MC_CMD_SCHEDINFO_OUT_DATA_MINNUM 1
7075 #define MC_CMD_SCHEDINFO_OUT_DATA_MAXNUM 63
7076 #define MC_CMD_SCHEDINFO_OUT_DATA_MAXNUM_MCDI2 255
7077
7078
7079 /***********************************/
7080 /* MC_CMD_REBOOT_MODE
7081  * Set the mode for the next MC reboot. Locks required: NONE. Sets the reboot
7082  * mode to the specified value. Returns the old mode.
7083  */
7084 #define MC_CMD_REBOOT_MODE 0x3f
7085 #define MC_CMD_REBOOT_MODE_MSGSET 0x3f
7086 #undef  MC_CMD_0x3f_PRIVILEGE_CTG
7087
7088 #define MC_CMD_0x3f_PRIVILEGE_CTG SRIOV_CTG_INSECURE
7089
7090 /* MC_CMD_REBOOT_MODE_IN msgrequest */
7091 #define MC_CMD_REBOOT_MODE_IN_LEN 4
7092 #define MC_CMD_REBOOT_MODE_IN_VALUE_OFST 0
7093 #define MC_CMD_REBOOT_MODE_IN_VALUE_LEN 4
7094 /* enum: Normal. */
7095 #define MC_CMD_REBOOT_MODE_NORMAL 0x0
7096 /* enum: Power-on Reset. */
7097 #define MC_CMD_REBOOT_MODE_POR 0x2
7098 /* enum: Snapper. */
7099 #define MC_CMD_REBOOT_MODE_SNAPPER 0x3
7100 /* enum: snapper fake POR */
7101 #define MC_CMD_REBOOT_MODE_SNAPPER_POR 0x4
7102 #define MC_CMD_REBOOT_MODE_IN_FAKE_OFST 0
7103 #define MC_CMD_REBOOT_MODE_IN_FAKE_LBN 7
7104 #define MC_CMD_REBOOT_MODE_IN_FAKE_WIDTH 1
7105
7106 /* MC_CMD_REBOOT_MODE_OUT msgresponse */
7107 #define MC_CMD_REBOOT_MODE_OUT_LEN 4
7108 #define MC_CMD_REBOOT_MODE_OUT_VALUE_OFST 0
7109 #define MC_CMD_REBOOT_MODE_OUT_VALUE_LEN 4
7110
7111
7112 /***********************************/
7113 /* MC_CMD_SENSOR_INFO
7114  * Returns information about every available sensor.
7115  *
7116  * Each sensor has a single (16bit) value, and a corresponding state. The
7117  * mapping between value and state is nominally determined by the MC, but may
7118  * be implemented using up to 2 ranges per sensor.
7119  *
7120  * This call returns a mask (32bit) of the sensors that are supported by this
7121  * platform, then an array of sensor information structures, in order of sensor
7122  * type (but without gaps for unimplemented sensors). Each structure defines
7123  * the ranges for the corresponding sensor. An unused range is indicated by
7124  * equal limit values. If one range is used, a value outside that range results
7125  * in STATE_FATAL. If two ranges are used, a value outside the second range
7126  * results in STATE_FATAL while a value outside the first and inside the second
7127  * range results in STATE_WARNING.
7128  *
7129  * Sensor masks and sensor information arrays are organised into pages. For
7130  * backward compatibility, older host software can only use sensors in page 0.
7131  * Bit 32 in the sensor mask was previously unused, and is no reserved for use
7132  * as the next page flag.
7133  *
7134  * If the request does not contain a PAGE value then firmware will only return
7135  * page 0 of sensor information, with bit 31 in the sensor mask cleared.
7136  *
7137  * If the request contains a PAGE value then firmware responds with the sensor
7138  * mask and sensor information array for that page of sensors. In this case bit
7139  * 31 in the mask is set if another page exists.
7140  *
7141  * Locks required: None Returns: 0
7142  */
7143 #define MC_CMD_SENSOR_INFO 0x41
7144 #define MC_CMD_SENSOR_INFO_MSGSET 0x41
7145 #undef  MC_CMD_0x41_PRIVILEGE_CTG
7146
7147 #define MC_CMD_0x41_PRIVILEGE_CTG SRIOV_CTG_GENERAL
7148
7149 /* MC_CMD_SENSOR_INFO_IN msgrequest */
7150 #define MC_CMD_SENSOR_INFO_IN_LEN 0
7151
7152 /* MC_CMD_SENSOR_INFO_EXT_IN msgrequest */
7153 #define MC_CMD_SENSOR_INFO_EXT_IN_LEN 4
7154 /* Which page of sensors to report.
7155  *
7156  * Page 0 contains sensors 0 to 30 (sensor 31 is the next page bit).
7157  *
7158  * Page 1 contains sensors 32 to 62 (sensor 63 is the next page bit). etc.
7159  */
7160 #define MC_CMD_SENSOR_INFO_EXT_IN_PAGE_OFST 0
7161 #define MC_CMD_SENSOR_INFO_EXT_IN_PAGE_LEN 4
7162
7163 /* MC_CMD_SENSOR_INFO_EXT_IN_V2 msgrequest */
7164 #define MC_CMD_SENSOR_INFO_EXT_IN_V2_LEN 8
7165 /* Which page of sensors to report.
7166  *
7167  * Page 0 contains sensors 0 to 30 (sensor 31 is the next page bit).
7168  *
7169  * Page 1 contains sensors 32 to 62 (sensor 63 is the next page bit). etc.
7170  */
7171 #define MC_CMD_SENSOR_INFO_EXT_IN_V2_PAGE_OFST 0
7172 #define MC_CMD_SENSOR_INFO_EXT_IN_V2_PAGE_LEN 4
7173 /* Flags controlling information retrieved */
7174 #define MC_CMD_SENSOR_INFO_EXT_IN_V2_FLAGS_OFST 4
7175 #define MC_CMD_SENSOR_INFO_EXT_IN_V2_FLAGS_LEN 4
7176 #define MC_CMD_SENSOR_INFO_EXT_IN_V2_ENGINEERING_OFST 4
7177 #define MC_CMD_SENSOR_INFO_EXT_IN_V2_ENGINEERING_LBN 0
7178 #define MC_CMD_SENSOR_INFO_EXT_IN_V2_ENGINEERING_WIDTH 1
7179
7180 /* MC_CMD_SENSOR_INFO_OUT msgresponse */
7181 #define MC_CMD_SENSOR_INFO_OUT_LENMIN 4
7182 #define MC_CMD_SENSOR_INFO_OUT_LENMAX 252
7183 #define MC_CMD_SENSOR_INFO_OUT_LENMAX_MCDI2 1020
7184 #define MC_CMD_SENSOR_INFO_OUT_LEN(num) (4+8*(num))
7185 #define MC_CMD_SENSOR_INFO_OUT_MC_CMD_SENSOR_ENTRY_NUM(len) (((len)-4)/8)
7186 #define MC_CMD_SENSOR_INFO_OUT_MASK_OFST 0
7187 #define MC_CMD_SENSOR_INFO_OUT_MASK_LEN 4
7188 /* enum: Controller temperature: degC */
7189 #define MC_CMD_SENSOR_CONTROLLER_TEMP 0x0
7190 /* enum: Phy common temperature: degC */
7191 #define MC_CMD_SENSOR_PHY_COMMON_TEMP 0x1
7192 /* enum: Controller cooling: bool */
7193 #define MC_CMD_SENSOR_CONTROLLER_COOLING 0x2
7194 /* enum: Phy 0 temperature: degC */
7195 #define MC_CMD_SENSOR_PHY0_TEMP 0x3
7196 /* enum: Phy 0 cooling: bool */
7197 #define MC_CMD_SENSOR_PHY0_COOLING 0x4
7198 /* enum: Phy 1 temperature: degC */
7199 #define MC_CMD_SENSOR_PHY1_TEMP 0x5
7200 /* enum: Phy 1 cooling: bool */
7201 #define MC_CMD_SENSOR_PHY1_COOLING 0x6
7202 /* enum: 1.0v power: mV */
7203 #define MC_CMD_SENSOR_IN_1V0 0x7
7204 /* enum: 1.2v power: mV */
7205 #define MC_CMD_SENSOR_IN_1V2 0x8
7206 /* enum: 1.8v power: mV */
7207 #define MC_CMD_SENSOR_IN_1V8 0x9
7208 /* enum: 2.5v power: mV */
7209 #define MC_CMD_SENSOR_IN_2V5 0xa
7210 /* enum: 3.3v power: mV */
7211 #define MC_CMD_SENSOR_IN_3V3 0xb
7212 /* enum: 12v power: mV */
7213 #define MC_CMD_SENSOR_IN_12V0 0xc
7214 /* enum: 1.2v analogue power: mV */
7215 #define MC_CMD_SENSOR_IN_1V2A 0xd
7216 /* enum: reference voltage: mV */
7217 #define MC_CMD_SENSOR_IN_VREF 0xe
7218 /* enum: AOE FPGA power: mV */
7219 #define MC_CMD_SENSOR_OUT_VAOE 0xf
7220 /* enum: AOE FPGA temperature: degC */
7221 #define MC_CMD_SENSOR_AOE_TEMP 0x10
7222 /* enum: AOE FPGA PSU temperature: degC */
7223 #define MC_CMD_SENSOR_PSU_AOE_TEMP 0x11
7224 /* enum: AOE PSU temperature: degC */
7225 #define MC_CMD_SENSOR_PSU_TEMP 0x12
7226 /* enum: Fan 0 speed: RPM */
7227 #define MC_CMD_SENSOR_FAN_0 0x13
7228 /* enum: Fan 1 speed: RPM */
7229 #define MC_CMD_SENSOR_FAN_1 0x14
7230 /* enum: Fan 2 speed: RPM */
7231 #define MC_CMD_SENSOR_FAN_2 0x15
7232 /* enum: Fan 3 speed: RPM */
7233 #define MC_CMD_SENSOR_FAN_3 0x16
7234 /* enum: Fan 4 speed: RPM */
7235 #define MC_CMD_SENSOR_FAN_4 0x17
7236 /* enum: AOE FPGA input power: mV */
7237 #define MC_CMD_SENSOR_IN_VAOE 0x18
7238 /* enum: AOE FPGA current: mA */
7239 #define MC_CMD_SENSOR_OUT_IAOE 0x19
7240 /* enum: AOE FPGA input current: mA */
7241 #define MC_CMD_SENSOR_IN_IAOE 0x1a
7242 /* enum: NIC power consumption: W */
7243 #define MC_CMD_SENSOR_NIC_POWER 0x1b
7244 /* enum: 0.9v power voltage: mV */
7245 #define MC_CMD_SENSOR_IN_0V9 0x1c
7246 /* enum: 0.9v power current: mA */
7247 #define MC_CMD_SENSOR_IN_I0V9 0x1d
7248 /* enum: 1.2v power current: mA */
7249 #define MC_CMD_SENSOR_IN_I1V2 0x1e
7250 /* enum: Not a sensor: reserved for the next page flag */
7251 #define MC_CMD_SENSOR_PAGE0_NEXT 0x1f
7252 /* enum: 0.9v power voltage (at ADC): mV */
7253 #define MC_CMD_SENSOR_IN_0V9_ADC 0x20
7254 /* enum: Controller temperature 2: degC */
7255 #define MC_CMD_SENSOR_CONTROLLER_2_TEMP 0x21
7256 /* enum: Voltage regulator internal temperature: degC */
7257 #define MC_CMD_SENSOR_VREG_INTERNAL_TEMP 0x22
7258 /* enum: 0.9V voltage regulator temperature: degC */
7259 #define MC_CMD_SENSOR_VREG_0V9_TEMP 0x23
7260 /* enum: 1.2V voltage regulator temperature: degC */
7261 #define MC_CMD_SENSOR_VREG_1V2_TEMP 0x24
7262 /* enum: controller internal temperature sensor voltage (internal ADC): mV */
7263 #define MC_CMD_SENSOR_CONTROLLER_VPTAT 0x25
7264 /* enum: controller internal temperature (internal ADC): degC */
7265 #define MC_CMD_SENSOR_CONTROLLER_INTERNAL_TEMP 0x26
7266 /* enum: controller internal temperature sensor voltage (external ADC): mV */
7267 #define MC_CMD_SENSOR_CONTROLLER_VPTAT_EXTADC 0x27
7268 /* enum: controller internal temperature (external ADC): degC */
7269 #define MC_CMD_SENSOR_CONTROLLER_INTERNAL_TEMP_EXTADC 0x28
7270 /* enum: ambient temperature: degC */
7271 #define MC_CMD_SENSOR_AMBIENT_TEMP 0x29
7272 /* enum: air flow: bool */
7273 #define MC_CMD_SENSOR_AIRFLOW 0x2a
7274 /* enum: voltage between VSS08D and VSS08D at CSR: mV */
7275 #define MC_CMD_SENSOR_VDD08D_VSS08D_CSR 0x2b
7276 /* enum: voltage between VSS08D and VSS08D at CSR (external ADC): mV */
7277 #define MC_CMD_SENSOR_VDD08D_VSS08D_CSR_EXTADC 0x2c
7278 /* enum: Hotpoint temperature: degC */
7279 #define MC_CMD_SENSOR_HOTPOINT_TEMP 0x2d
7280 /* enum: Port 0 PHY power switch over-current: bool */
7281 #define MC_CMD_SENSOR_PHY_POWER_PORT0 0x2e
7282 /* enum: Port 1 PHY power switch over-current: bool */
7283 #define MC_CMD_SENSOR_PHY_POWER_PORT1 0x2f
7284 /* enum: Mop-up microcontroller reference voltage: mV */
7285 #define MC_CMD_SENSOR_MUM_VCC 0x30
7286 /* enum: 0.9v power phase A voltage: mV */
7287 #define MC_CMD_SENSOR_IN_0V9_A 0x31
7288 /* enum: 0.9v power phase A current: mA */
7289 #define MC_CMD_SENSOR_IN_I0V9_A 0x32
7290 /* enum: 0.9V voltage regulator phase A temperature: degC */
7291 #define MC_CMD_SENSOR_VREG_0V9_A_TEMP 0x33
7292 /* enum: 0.9v power phase B voltage: mV */
7293 #define MC_CMD_SENSOR_IN_0V9_B 0x34
7294 /* enum: 0.9v power phase B current: mA */
7295 #define MC_CMD_SENSOR_IN_I0V9_B 0x35
7296 /* enum: 0.9V voltage regulator phase B temperature: degC */
7297 #define MC_CMD_SENSOR_VREG_0V9_B_TEMP 0x36
7298 /* enum: CCOM AVREG 1v2 supply (interval ADC): mV */
7299 #define MC_CMD_SENSOR_CCOM_AVREG_1V2_SUPPLY 0x37
7300 /* enum: CCOM AVREG 1v2 supply (external ADC): mV */
7301 #define MC_CMD_SENSOR_CCOM_AVREG_1V2_SUPPLY_EXTADC 0x38
7302 /* enum: CCOM AVREG 1v8 supply (interval ADC): mV */
7303 #define MC_CMD_SENSOR_CCOM_AVREG_1V8_SUPPLY 0x39
7304 /* enum: CCOM AVREG 1v8 supply (external ADC): mV */
7305 #define MC_CMD_SENSOR_CCOM_AVREG_1V8_SUPPLY_EXTADC 0x3a
7306 /* enum: CCOM RTS temperature: degC */
7307 #define MC_CMD_SENSOR_CONTROLLER_RTS 0x3b
7308 /* enum: Not a sensor: reserved for the next page flag */
7309 #define MC_CMD_SENSOR_PAGE1_NEXT 0x3f
7310 /* enum: controller internal temperature sensor voltage on master core
7311  * (internal ADC): mV
7312  */
7313 #define MC_CMD_SENSOR_CONTROLLER_MASTER_VPTAT 0x40
7314 /* enum: controller internal temperature on master core (internal ADC): degC */
7315 #define MC_CMD_SENSOR_CONTROLLER_MASTER_INTERNAL_TEMP 0x41
7316 /* enum: controller internal temperature sensor voltage on master core
7317  * (external ADC): mV
7318  */
7319 #define MC_CMD_SENSOR_CONTROLLER_MASTER_VPTAT_EXTADC 0x42
7320 /* enum: controller internal temperature on master core (external ADC): degC */
7321 #define MC_CMD_SENSOR_CONTROLLER_MASTER_INTERNAL_TEMP_EXTADC 0x43
7322 /* enum: controller internal temperature on slave core sensor voltage (internal
7323  * ADC): mV
7324  */
7325 #define MC_CMD_SENSOR_CONTROLLER_SLAVE_VPTAT 0x44
7326 /* enum: controller internal temperature on slave core (internal ADC): degC */
7327 #define MC_CMD_SENSOR_CONTROLLER_SLAVE_INTERNAL_TEMP 0x45
7328 /* enum: controller internal temperature on slave core sensor voltage (external
7329  * ADC): mV
7330  */
7331 #define MC_CMD_SENSOR_CONTROLLER_SLAVE_VPTAT_EXTADC 0x46
7332 /* enum: controller internal temperature on slave core (external ADC): degC */
7333 #define MC_CMD_SENSOR_CONTROLLER_SLAVE_INTERNAL_TEMP_EXTADC 0x47
7334 /* enum: Voltage supplied to the SODIMMs from their power supply: mV */
7335 #define MC_CMD_SENSOR_SODIMM_VOUT 0x49
7336 /* enum: Temperature of SODIMM 0 (if installed): degC */
7337 #define MC_CMD_SENSOR_SODIMM_0_TEMP 0x4a
7338 /* enum: Temperature of SODIMM 1 (if installed): degC */
7339 #define MC_CMD_SENSOR_SODIMM_1_TEMP 0x4b
7340 /* enum: Voltage supplied to the QSFP #0 from their power supply: mV */
7341 #define MC_CMD_SENSOR_PHY0_VCC 0x4c
7342 /* enum: Voltage supplied to the QSFP #1 from their power supply: mV */
7343 #define MC_CMD_SENSOR_PHY1_VCC 0x4d
7344 /* enum: Controller die temperature (TDIODE): degC */
7345 #define MC_CMD_SENSOR_CONTROLLER_TDIODE_TEMP 0x4e
7346 /* enum: Board temperature (front): degC */
7347 #define MC_CMD_SENSOR_BOARD_FRONT_TEMP 0x4f
7348 /* enum: Board temperature (back): degC */
7349 #define MC_CMD_SENSOR_BOARD_BACK_TEMP 0x50
7350 /* enum: 1.8v power current: mA */
7351 #define MC_CMD_SENSOR_IN_I1V8 0x51
7352 /* enum: 2.5v power current: mA */
7353 #define MC_CMD_SENSOR_IN_I2V5 0x52
7354 /* enum: 3.3v power current: mA */
7355 #define MC_CMD_SENSOR_IN_I3V3 0x53
7356 /* enum: 12v power current: mA */
7357 #define MC_CMD_SENSOR_IN_I12V0 0x54
7358 /* enum: 1.3v power: mV */
7359 #define MC_CMD_SENSOR_IN_1V3 0x55
7360 /* enum: 1.3v power current: mA */
7361 #define MC_CMD_SENSOR_IN_I1V3 0x56
7362 /* enum: Engineering sensor 1 */
7363 #define MC_CMD_SENSOR_ENGINEERING_1 0x57
7364 /* enum: Engineering sensor 2 */
7365 #define MC_CMD_SENSOR_ENGINEERING_2 0x58
7366 /* enum: Engineering sensor 3 */
7367 #define MC_CMD_SENSOR_ENGINEERING_3 0x59
7368 /* enum: Engineering sensor 4 */
7369 #define MC_CMD_SENSOR_ENGINEERING_4 0x5a
7370 /* enum: Engineering sensor 5 */
7371 #define MC_CMD_SENSOR_ENGINEERING_5 0x5b
7372 /* enum: Engineering sensor 6 */
7373 #define MC_CMD_SENSOR_ENGINEERING_6 0x5c
7374 /* enum: Engineering sensor 7 */
7375 #define MC_CMD_SENSOR_ENGINEERING_7 0x5d
7376 /* enum: Engineering sensor 8 */
7377 #define MC_CMD_SENSOR_ENGINEERING_8 0x5e
7378 /* enum: Not a sensor: reserved for the next page flag */
7379 #define MC_CMD_SENSOR_PAGE2_NEXT 0x5f
7380 /* MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF */
7381 #define MC_CMD_SENSOR_ENTRY_OFST 4
7382 #define MC_CMD_SENSOR_ENTRY_LEN 8
7383 #define MC_CMD_SENSOR_ENTRY_LO_OFST 4
7384 #define MC_CMD_SENSOR_ENTRY_LO_LEN 4
7385 #define MC_CMD_SENSOR_ENTRY_LO_LBN 32
7386 #define MC_CMD_SENSOR_ENTRY_LO_WIDTH 32
7387 #define MC_CMD_SENSOR_ENTRY_HI_OFST 8
7388 #define MC_CMD_SENSOR_ENTRY_HI_LEN 4
7389 #define MC_CMD_SENSOR_ENTRY_HI_LBN 64
7390 #define MC_CMD_SENSOR_ENTRY_HI_WIDTH 32
7391 #define MC_CMD_SENSOR_ENTRY_MINNUM 0
7392 #define MC_CMD_SENSOR_ENTRY_MAXNUM 31
7393 #define MC_CMD_SENSOR_ENTRY_MAXNUM_MCDI2 127
7394
7395 /* MC_CMD_SENSOR_INFO_EXT_OUT msgresponse */
7396 #define MC_CMD_SENSOR_INFO_EXT_OUT_LENMIN 4
7397 #define MC_CMD_SENSOR_INFO_EXT_OUT_LENMAX 252
7398 #define MC_CMD_SENSOR_INFO_EXT_OUT_LENMAX_MCDI2 1020
7399 #define MC_CMD_SENSOR_INFO_EXT_OUT_LEN(num) (4+8*(num))
7400 #define MC_CMD_SENSOR_INFO_EXT_OUT_MC_CMD_SENSOR_ENTRY_NUM(len) (((len)-4)/8)
7401 #define MC_CMD_SENSOR_INFO_EXT_OUT_MASK_OFST 0
7402 #define MC_CMD_SENSOR_INFO_EXT_OUT_MASK_LEN 4
7403 /*            Enum values, see field(s): */
7404 /*               MC_CMD_SENSOR_INFO_OUT */
7405 #define MC_CMD_SENSOR_INFO_EXT_OUT_NEXT_PAGE_OFST 0
7406 #define MC_CMD_SENSOR_INFO_EXT_OUT_NEXT_PAGE_LBN 31
7407 #define MC_CMD_SENSOR_INFO_EXT_OUT_NEXT_PAGE_WIDTH 1
7408 /* MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF */
7409 /*            MC_CMD_SENSOR_ENTRY_OFST 4 */
7410 /*            MC_CMD_SENSOR_ENTRY_LEN 8 */
7411 /*            MC_CMD_SENSOR_ENTRY_LO_OFST 4 */
7412 /*            MC_CMD_SENSOR_ENTRY_LO_LEN 4 */
7413 /*            MC_CMD_SENSOR_ENTRY_LO_LBN 32 */
7414 /*            MC_CMD_SENSOR_ENTRY_LO_WIDTH 32 */
7415 /*            MC_CMD_SENSOR_ENTRY_HI_OFST 8 */
7416 /*            MC_CMD_SENSOR_ENTRY_HI_LEN 4 */
7417 /*            MC_CMD_SENSOR_ENTRY_HI_LBN 64 */
7418 /*            MC_CMD_SENSOR_ENTRY_HI_WIDTH 32 */
7419 /*            MC_CMD_SENSOR_ENTRY_MINNUM 0 */
7420 /*            MC_CMD_SENSOR_ENTRY_MAXNUM 31 */
7421 /*            MC_CMD_SENSOR_ENTRY_MAXNUM_MCDI2 127 */
7422
7423 /* MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF structuredef */
7424 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_LEN 8
7425 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_MIN1_OFST 0
7426 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_MIN1_LEN 2
7427 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_MIN1_LBN 0
7428 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_MIN1_WIDTH 16
7429 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_MAX1_OFST 2
7430 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_MAX1_LEN 2
7431 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_MAX1_LBN 16
7432 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_MAX1_WIDTH 16
7433 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_MIN2_OFST 4
7434 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_MIN2_LEN 2
7435 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_MIN2_LBN 32
7436 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_MIN2_WIDTH 16
7437 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_MAX2_OFST 6
7438 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_MAX2_LEN 2
7439 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_MAX2_LBN 48
7440 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_MAX2_WIDTH 16
7441
7442
7443 /***********************************/
7444 /* MC_CMD_READ_SENSORS
7445  * Returns the current reading from each sensor. DMAs an array of sensor
7446  * readings, in order of sensor type (but without gaps for unimplemented
7447  * sensors), into host memory. Each array element is a
7448  * MC_CMD_SENSOR_VALUE_ENTRY_TYPEDEF dword.
7449  *
7450  * If the request does not contain the LENGTH field then only sensors 0 to 30
7451  * are reported, to avoid DMA buffer overflow in older host software. If the
7452  * sensor reading require more space than the LENGTH allows, then return
7453  * EINVAL.
7454  *
7455  * The MC will send a SENSOREVT event every time any sensor changes state. The
7456  * driver is responsible for ensuring that it doesn't miss any events. The
7457  * board will function normally if all sensors are in STATE_OK or
7458  * STATE_WARNING. Otherwise the board should not be expected to function.
7459  */
7460 #define MC_CMD_READ_SENSORS 0x42
7461 #define MC_CMD_READ_SENSORS_MSGSET 0x42
7462 #undef  MC_CMD_0x42_PRIVILEGE_CTG
7463
7464 #define MC_CMD_0x42_PRIVILEGE_CTG SRIOV_CTG_GENERAL
7465
7466 /* MC_CMD_READ_SENSORS_IN msgrequest */
7467 #define MC_CMD_READ_SENSORS_IN_LEN 8
7468 /* DMA address of host buffer for sensor readings (must be 4Kbyte aligned).
7469  *
7470  * If the address is 0xffffffffffffffff send the readings in the response (used
7471  * by cmdclient).
7472  */
7473 #define MC_CMD_READ_SENSORS_IN_DMA_ADDR_OFST 0
7474 #define MC_CMD_READ_SENSORS_IN_DMA_ADDR_LEN 8
7475 #define MC_CMD_READ_SENSORS_IN_DMA_ADDR_LO_OFST 0
7476 #define MC_CMD_READ_SENSORS_IN_DMA_ADDR_LO_LEN 4
7477 #define MC_CMD_READ_SENSORS_IN_DMA_ADDR_LO_LBN 0
7478 #define MC_CMD_READ_SENSORS_IN_DMA_ADDR_LO_WIDTH 32
7479 #define MC_CMD_READ_SENSORS_IN_DMA_ADDR_HI_OFST 4
7480 #define MC_CMD_READ_SENSORS_IN_DMA_ADDR_HI_LEN 4
7481 #define MC_CMD_READ_SENSORS_IN_DMA_ADDR_HI_LBN 32
7482 #define MC_CMD_READ_SENSORS_IN_DMA_ADDR_HI_WIDTH 32
7483
7484 /* MC_CMD_READ_SENSORS_EXT_IN msgrequest */
7485 #define MC_CMD_READ_SENSORS_EXT_IN_LEN 12
7486 /* DMA address of host buffer for sensor readings (must be 4Kbyte aligned).
7487  *
7488  * If the address is 0xffffffffffffffff send the readings in the response (used
7489  * by cmdclient).
7490  */
7491 #define MC_CMD_READ_SENSORS_EXT_IN_DMA_ADDR_OFST 0
7492 #define MC_CMD_READ_SENSORS_EXT_IN_DMA_ADDR_LEN 8
7493 #define MC_CMD_READ_SENSORS_EXT_IN_DMA_ADDR_LO_OFST 0
7494 #define MC_CMD_READ_SENSORS_EXT_IN_DMA_ADDR_LO_LEN 4
7495 #define MC_CMD_READ_SENSORS_EXT_IN_DMA_ADDR_LO_LBN 0
7496 #define MC_CMD_READ_SENSORS_EXT_IN_DMA_ADDR_LO_WIDTH 32
7497 #define MC_CMD_READ_SENSORS_EXT_IN_DMA_ADDR_HI_OFST 4
7498 #define MC_CMD_READ_SENSORS_EXT_IN_DMA_ADDR_HI_LEN 4
7499 #define MC_CMD_READ_SENSORS_EXT_IN_DMA_ADDR_HI_LBN 32
7500 #define MC_CMD_READ_SENSORS_EXT_IN_DMA_ADDR_HI_WIDTH 32
7501 /* Size in bytes of host buffer. */
7502 #define MC_CMD_READ_SENSORS_EXT_IN_LENGTH_OFST 8
7503 #define MC_CMD_READ_SENSORS_EXT_IN_LENGTH_LEN 4
7504
7505 /* MC_CMD_READ_SENSORS_EXT_IN_V2 msgrequest */
7506 #define MC_CMD_READ_SENSORS_EXT_IN_V2_LEN 16
7507 /* DMA address of host buffer for sensor readings (must be 4Kbyte aligned).
7508  *
7509  * If the address is 0xffffffffffffffff send the readings in the response (used
7510  * by cmdclient).
7511  */
7512 #define MC_CMD_READ_SENSORS_EXT_IN_V2_DMA_ADDR_OFST 0
7513 #define MC_CMD_READ_SENSORS_EXT_IN_V2_DMA_ADDR_LEN 8
7514 #define MC_CMD_READ_SENSORS_EXT_IN_V2_DMA_ADDR_LO_OFST 0
7515 #define MC_CMD_READ_SENSORS_EXT_IN_V2_DMA_ADDR_LO_LEN 4
7516 #define MC_CMD_READ_SENSORS_EXT_IN_V2_DMA_ADDR_LO_LBN 0
7517 #define MC_CMD_READ_SENSORS_EXT_IN_V2_DMA_ADDR_LO_WIDTH 32
7518 #define MC_CMD_READ_SENSORS_EXT_IN_V2_DMA_ADDR_HI_OFST 4
7519 #define MC_CMD_READ_SENSORS_EXT_IN_V2_DMA_ADDR_HI_LEN 4
7520 #define MC_CMD_READ_SENSORS_EXT_IN_V2_DMA_ADDR_HI_LBN 32
7521 #define MC_CMD_READ_SENSORS_EXT_IN_V2_DMA_ADDR_HI_WIDTH 32
7522 /* Size in bytes of host buffer. */
7523 #define MC_CMD_READ_SENSORS_EXT_IN_V2_LENGTH_OFST 8
7524 #define MC_CMD_READ_SENSORS_EXT_IN_V2_LENGTH_LEN 4
7525 /* Flags controlling information retrieved */
7526 #define MC_CMD_READ_SENSORS_EXT_IN_V2_FLAGS_OFST 12
7527 #define MC_CMD_READ_SENSORS_EXT_IN_V2_FLAGS_LEN 4
7528 #define MC_CMD_READ_SENSORS_EXT_IN_V2_ENGINEERING_OFST 12
7529 #define MC_CMD_READ_SENSORS_EXT_IN_V2_ENGINEERING_LBN 0
7530 #define MC_CMD_READ_SENSORS_EXT_IN_V2_ENGINEERING_WIDTH 1
7531
7532 /* MC_CMD_READ_SENSORS_OUT msgresponse */
7533 #define MC_CMD_READ_SENSORS_OUT_LEN 0
7534
7535 /* MC_CMD_READ_SENSORS_EXT_OUT msgresponse */
7536 #define MC_CMD_READ_SENSORS_EXT_OUT_LEN 0
7537
7538 /* MC_CMD_SENSOR_VALUE_ENTRY_TYPEDEF structuredef */
7539 #define MC_CMD_SENSOR_VALUE_ENTRY_TYPEDEF_LEN 4
7540 #define MC_CMD_SENSOR_VALUE_ENTRY_TYPEDEF_VALUE_OFST 0
7541 #define MC_CMD_SENSOR_VALUE_ENTRY_TYPEDEF_VALUE_LEN 2
7542 #define MC_CMD_SENSOR_VALUE_ENTRY_TYPEDEF_VALUE_LBN 0
7543 #define MC_CMD_SENSOR_VALUE_ENTRY_TYPEDEF_VALUE_WIDTH 16
7544 #define MC_CMD_SENSOR_VALUE_ENTRY_TYPEDEF_STATE_OFST 2
7545 #define MC_CMD_SENSOR_VALUE_ENTRY_TYPEDEF_STATE_LEN 1
7546 /* enum: Ok. */
7547 #define MC_CMD_SENSOR_STATE_OK 0x0
7548 /* enum: Breached warning threshold. */
7549 #define MC_CMD_SENSOR_STATE_WARNING 0x1
7550 /* enum: Breached fatal threshold. */
7551 #define MC_CMD_SENSOR_STATE_FATAL 0x2
7552 /* enum: Fault with sensor. */
7553 #define MC_CMD_SENSOR_STATE_BROKEN 0x3
7554 /* enum: Sensor is working but does not currently have a reading. */
7555 #define MC_CMD_SENSOR_STATE_NO_READING 0x4
7556 /* enum: Sensor initialisation failed. */
7557 #define MC_CMD_SENSOR_STATE_INIT_FAILED 0x5
7558 #define MC_CMD_SENSOR_VALUE_ENTRY_TYPEDEF_STATE_LBN 16
7559 #define MC_CMD_SENSOR_VALUE_ENTRY_TYPEDEF_STATE_WIDTH 8
7560 #define MC_CMD_SENSOR_VALUE_ENTRY_TYPEDEF_TYPE_OFST 3
7561 #define MC_CMD_SENSOR_VALUE_ENTRY_TYPEDEF_TYPE_LEN 1
7562 /*            Enum values, see field(s): */
7563 /*               MC_CMD_SENSOR_INFO/MC_CMD_SENSOR_INFO_OUT/MASK */
7564 #define MC_CMD_SENSOR_VALUE_ENTRY_TYPEDEF_TYPE_LBN 24
7565 #define MC_CMD_SENSOR_VALUE_ENTRY_TYPEDEF_TYPE_WIDTH 8
7566
7567
7568 /***********************************/
7569 /* MC_CMD_GET_PHY_STATE
7570  * Report current state of PHY. A 'zombie' PHY is a PHY that has failed to boot
7571  * (e.g. due to missing or corrupted firmware). Locks required: None. Return
7572  * code: 0
7573  */
7574 #define MC_CMD_GET_PHY_STATE 0x43
7575 #define MC_CMD_GET_PHY_STATE_MSGSET 0x43
7576 #undef  MC_CMD_0x43_PRIVILEGE_CTG
7577
7578 #define MC_CMD_0x43_PRIVILEGE_CTG SRIOV_CTG_GENERAL
7579
7580 /* MC_CMD_GET_PHY_STATE_IN msgrequest */
7581 #define MC_CMD_GET_PHY_STATE_IN_LEN 0
7582
7583 /* MC_CMD_GET_PHY_STATE_OUT msgresponse */
7584 #define MC_CMD_GET_PHY_STATE_OUT_LEN 4
7585 #define MC_CMD_GET_PHY_STATE_OUT_STATE_OFST 0
7586 #define MC_CMD_GET_PHY_STATE_OUT_STATE_LEN 4
7587 /* enum: Ok. */
7588 #define MC_CMD_PHY_STATE_OK 0x1
7589 /* enum: Faulty. */
7590 #define MC_CMD_PHY_STATE_ZOMBIE 0x2
7591
7592
7593 /***********************************/
7594 /* MC_CMD_SETUP_8021QBB
7595  * 802.1Qbb control. 8 Tx queues that map to priorities 0 - 7. Use all 1s to
7596  * disable 802.Qbb for a given priority.
7597  */
7598 #define MC_CMD_SETUP_8021QBB 0x44
7599 #define MC_CMD_SETUP_8021QBB_MSGSET 0x44
7600
7601 /* MC_CMD_SETUP_8021QBB_IN msgrequest */
7602 #define MC_CMD_SETUP_8021QBB_IN_LEN 32
7603 #define MC_CMD_SETUP_8021QBB_IN_TXQS_OFST 0
7604 #define MC_CMD_SETUP_8021QBB_IN_TXQS_LEN 32
7605
7606 /* MC_CMD_SETUP_8021QBB_OUT msgresponse */
7607 #define MC_CMD_SETUP_8021QBB_OUT_LEN 0
7608
7609
7610 /***********************************/
7611 /* MC_CMD_WOL_FILTER_GET
7612  * Retrieve ID of any WoL filters. Locks required: None. Returns: 0, ENOSYS
7613  */
7614 #define MC_CMD_WOL_FILTER_GET 0x45
7615 #define MC_CMD_WOL_FILTER_GET_MSGSET 0x45
7616 #undef  MC_CMD_0x45_PRIVILEGE_CTG
7617
7618 #define MC_CMD_0x45_PRIVILEGE_CTG SRIOV_CTG_LINK
7619
7620 /* MC_CMD_WOL_FILTER_GET_IN msgrequest */
7621 #define MC_CMD_WOL_FILTER_GET_IN_LEN 0
7622
7623 /* MC_CMD_WOL_FILTER_GET_OUT msgresponse */
7624 #define MC_CMD_WOL_FILTER_GET_OUT_LEN 4
7625 #define MC_CMD_WOL_FILTER_GET_OUT_FILTER_ID_OFST 0
7626 #define MC_CMD_WOL_FILTER_GET_OUT_FILTER_ID_LEN 4
7627
7628
7629 /***********************************/
7630 /* MC_CMD_ADD_LIGHTSOUT_OFFLOAD
7631  * Add a protocol offload to NIC for lights-out state. Locks required: None.
7632  * Returns: 0, ENOSYS
7633  */
7634 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD 0x46
7635 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_MSGSET 0x46
7636 #undef  MC_CMD_0x46_PRIVILEGE_CTG
7637
7638 #define MC_CMD_0x46_PRIVILEGE_CTG SRIOV_CTG_LINK
7639
7640 /* MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN msgrequest */
7641 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_LENMIN 8
7642 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_LENMAX 252
7643 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_LENMAX_MCDI2 1020
7644 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_LEN(num) (4+4*(num))
7645 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_DATA_NUM(len) (((len)-4)/4)
7646 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_PROTOCOL_OFST 0
7647 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_PROTOCOL_LEN 4
7648 #define MC_CMD_LIGHTSOUT_OFFLOAD_PROTOCOL_ARP 0x1 /* enum */
7649 #define MC_CMD_LIGHTSOUT_OFFLOAD_PROTOCOL_NS 0x2 /* enum */
7650 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_DATA_OFST 4
7651 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_DATA_LEN 4
7652 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_DATA_MINNUM 1
7653 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_DATA_MAXNUM 62
7654 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_DATA_MAXNUM_MCDI2 254
7655
7656 /* MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_ARP msgrequest */
7657 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_ARP_LEN 14
7658 /*            MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_PROTOCOL_OFST 0 */
7659 /*            MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_PROTOCOL_LEN 4 */
7660 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_ARP_MAC_OFST 4
7661 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_ARP_MAC_LEN 6
7662 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_ARP_IP_OFST 10
7663 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_ARP_IP_LEN 4
7664
7665 /* MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_NS msgrequest */
7666 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_NS_LEN 42
7667 /*            MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_PROTOCOL_OFST 0 */
7668 /*            MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_PROTOCOL_LEN 4 */
7669 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_NS_MAC_OFST 4
7670 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_NS_MAC_LEN 6
7671 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_NS_SNIPV6_OFST 10
7672 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_NS_SNIPV6_LEN 16
7673 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_NS_IPV6_OFST 26
7674 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_NS_IPV6_LEN 16
7675
7676 /* MC_CMD_ADD_LIGHTSOUT_OFFLOAD_OUT msgresponse */
7677 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_OUT_LEN 4
7678 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_OUT_FILTER_ID_OFST 0
7679 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_OUT_FILTER_ID_LEN 4
7680
7681
7682 /***********************************/
7683 /* MC_CMD_REMOVE_LIGHTSOUT_OFFLOAD
7684  * Remove a protocol offload from NIC for lights-out state. Locks required:
7685  * None. Returns: 0, ENOSYS
7686  */
7687 #define MC_CMD_REMOVE_LIGHTSOUT_OFFLOAD 0x47
7688 #define MC_CMD_REMOVE_LIGHTSOUT_OFFLOAD_MSGSET 0x47
7689 #undef  MC_CMD_0x47_PRIVILEGE_CTG
7690
7691 #define MC_CMD_0x47_PRIVILEGE_CTG SRIOV_CTG_LINK
7692
7693 /* MC_CMD_REMOVE_LIGHTSOUT_OFFLOAD_IN msgrequest */
7694 #define MC_CMD_REMOVE_LIGHTSOUT_OFFLOAD_IN_LEN 8
7695 #define MC_CMD_REMOVE_LIGHTSOUT_OFFLOAD_IN_PROTOCOL_OFST 0
7696 #define MC_CMD_REMOVE_LIGHTSOUT_OFFLOAD_IN_PROTOCOL_LEN 4
7697 #define MC_CMD_REMOVE_LIGHTSOUT_OFFLOAD_IN_FILTER_ID_OFST 4
7698 #define MC_CMD_REMOVE_LIGHTSOUT_OFFLOAD_IN_FILTER_ID_LEN 4
7699
7700 /* MC_CMD_REMOVE_LIGHTSOUT_OFFLOAD_OUT msgresponse */
7701 #define MC_CMD_REMOVE_LIGHTSOUT_OFFLOAD_OUT_LEN 0
7702
7703
7704 /***********************************/
7705 /* MC_CMD_MAC_RESET_RESTORE
7706  * Restore MAC after block reset. Locks required: None. Returns: 0.
7707  */
7708 #define MC_CMD_MAC_RESET_RESTORE 0x48
7709 #define MC_CMD_MAC_RESET_RESTORE_MSGSET 0x48
7710
7711 /* MC_CMD_MAC_RESET_RESTORE_IN msgrequest */
7712 #define MC_CMD_MAC_RESET_RESTORE_IN_LEN 0
7713
7714 /* MC_CMD_MAC_RESET_RESTORE_OUT msgresponse */
7715 #define MC_CMD_MAC_RESET_RESTORE_OUT_LEN 0
7716
7717
7718 /***********************************/
7719 /* MC_CMD_TESTASSERT
7720  * Deliberately trigger an assert-detonation in the firmware for testing
7721  * purposes (i.e. to allow tests that the driver copes gracefully). Locks
7722  * required: None Returns: 0
7723  */
7724 #define MC_CMD_TESTASSERT 0x49
7725 #define MC_CMD_TESTASSERT_MSGSET 0x49
7726 #undef  MC_CMD_0x49_PRIVILEGE_CTG
7727
7728 #define MC_CMD_0x49_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
7729
7730 /* MC_CMD_TESTASSERT_IN msgrequest */
7731 #define MC_CMD_TESTASSERT_IN_LEN 0
7732
7733 /* MC_CMD_TESTASSERT_OUT msgresponse */
7734 #define MC_CMD_TESTASSERT_OUT_LEN 0
7735
7736 /* MC_CMD_TESTASSERT_V2_IN msgrequest */
7737 #define MC_CMD_TESTASSERT_V2_IN_LEN 4
7738 /* How to provoke the assertion */
7739 #define MC_CMD_TESTASSERT_V2_IN_TYPE_OFST 0
7740 #define MC_CMD_TESTASSERT_V2_IN_TYPE_LEN 4
7741 /* enum: Assert using the FAIL_ASSERTION_WITH_USEFUL_VALUES macro. Unless
7742  * you're testing firmware, this is what you want.
7743  */
7744 #define MC_CMD_TESTASSERT_V2_IN_FAIL_ASSERTION_WITH_USEFUL_VALUES 0x0
7745 /* enum: Assert using assert(0); */
7746 #define MC_CMD_TESTASSERT_V2_IN_ASSERT_FALSE 0x1
7747 /* enum: Deliberately trigger a watchdog */
7748 #define MC_CMD_TESTASSERT_V2_IN_WATCHDOG 0x2
7749 /* enum: Deliberately trigger a trap by loading from an invalid address */
7750 #define MC_CMD_TESTASSERT_V2_IN_LOAD_TRAP 0x3
7751 /* enum: Deliberately trigger a trap by storing to an invalid address */
7752 #define MC_CMD_TESTASSERT_V2_IN_STORE_TRAP 0x4
7753 /* enum: Jump to an invalid address */
7754 #define MC_CMD_TESTASSERT_V2_IN_JUMP_TRAP 0x5
7755
7756 /* MC_CMD_TESTASSERT_V2_OUT msgresponse */
7757 #define MC_CMD_TESTASSERT_V2_OUT_LEN 0
7758
7759
7760 /***********************************/
7761 /* MC_CMD_WORKAROUND
7762  * Enable/Disable a given workaround. The mcfw will return EINVAL if it doesn't
7763  * understand the given workaround number - which should not be treated as a
7764  * hard error by client code. This op does not imply any semantics about each
7765  * workaround, that's between the driver and the mcfw on a per-workaround
7766  * basis. Locks required: None. Returns: 0, EINVAL .
7767  */
7768 #define MC_CMD_WORKAROUND 0x4a
7769 #define MC_CMD_WORKAROUND_MSGSET 0x4a
7770 #undef  MC_CMD_0x4a_PRIVILEGE_CTG
7771
7772 #define MC_CMD_0x4a_PRIVILEGE_CTG SRIOV_CTG_ADMIN
7773
7774 /* MC_CMD_WORKAROUND_IN msgrequest */
7775 #define MC_CMD_WORKAROUND_IN_LEN 8
7776 /* The enums here must correspond with those in MC_CMD_GET_WORKAROUND. */
7777 #define MC_CMD_WORKAROUND_IN_TYPE_OFST 0
7778 #define MC_CMD_WORKAROUND_IN_TYPE_LEN 4
7779 /* enum: Bug 17230 work around. */
7780 #define MC_CMD_WORKAROUND_BUG17230 0x1
7781 /* enum: Bug 35388 work around (unsafe EVQ writes). */
7782 #define MC_CMD_WORKAROUND_BUG35388 0x2
7783 /* enum: Bug35017 workaround (A64 tables must be identity map) */
7784 #define MC_CMD_WORKAROUND_BUG35017 0x3
7785 /* enum: Bug 41750 present (MC_CMD_TRIGGER_INTERRUPT won't work) */
7786 #define MC_CMD_WORKAROUND_BUG41750 0x4
7787 /* enum: Bug 42008 present (Interrupts can overtake associated events). Caution
7788  * - before adding code that queries this workaround, remember that there's
7789  * released Monza firmware that doesn't understand MC_CMD_WORKAROUND_BUG42008,
7790  * and will hence (incorrectly) report that the bug doesn't exist.
7791  */
7792 #define MC_CMD_WORKAROUND_BUG42008 0x5
7793 /* enum: Bug 26807 features present in firmware (multicast filter chaining)
7794  * This feature cannot be turned on/off while there are any filters already
7795  * present. The behaviour in such case depends on the acting client's privilege
7796  * level. If the client has the admin privilege, then all functions that have
7797  * filters installed will be FLRed and the FLR_DONE flag will be set. Otherwise
7798  * the command will fail with MC_CMD_ERR_FILTERS_PRESENT.
7799  */
7800 #define MC_CMD_WORKAROUND_BUG26807 0x6
7801 /* enum: Bug 61265 work around (broken EVQ TMR writes). */
7802 #define MC_CMD_WORKAROUND_BUG61265 0x7
7803 /* 0 = disable the workaround indicated by TYPE; any non-zero value = enable
7804  * the workaround
7805  */
7806 #define MC_CMD_WORKAROUND_IN_ENABLED_OFST 4
7807 #define MC_CMD_WORKAROUND_IN_ENABLED_LEN 4
7808
7809 /* MC_CMD_WORKAROUND_OUT msgresponse */
7810 #define MC_CMD_WORKAROUND_OUT_LEN 0
7811
7812 /* MC_CMD_WORKAROUND_EXT_OUT msgresponse: This response format will be used
7813  * when (TYPE == MC_CMD_WORKAROUND_BUG26807)
7814  */
7815 #define MC_CMD_WORKAROUND_EXT_OUT_LEN 4
7816 #define MC_CMD_WORKAROUND_EXT_OUT_FLAGS_OFST 0
7817 #define MC_CMD_WORKAROUND_EXT_OUT_FLAGS_LEN 4
7818 #define MC_CMD_WORKAROUND_EXT_OUT_FLR_DONE_OFST 0
7819 #define MC_CMD_WORKAROUND_EXT_OUT_FLR_DONE_LBN 0
7820 #define MC_CMD_WORKAROUND_EXT_OUT_FLR_DONE_WIDTH 1
7821
7822
7823 /***********************************/
7824 /* MC_CMD_GET_PHY_MEDIA_INFO
7825  * Read media-specific data from PHY (e.g. SFP/SFP+ module ID information for
7826  * SFP+ PHYs). The 'media type' can be found via GET_PHY_CFG
7827  * (GET_PHY_CFG_OUT_MEDIA_TYPE); the valid 'page number' input values, and the
7828  * output data, are interpreted on a per-type basis. For SFP+: PAGE=0 or 1
7829  * returns a 128-byte block read from module I2C address 0xA0 offset 0 or 0x80.
7830  * Anything else: currently undefined. Locks required: None. Return code: 0.
7831  */
7832 #define MC_CMD_GET_PHY_MEDIA_INFO 0x4b
7833 #define MC_CMD_GET_PHY_MEDIA_INFO_MSGSET 0x4b
7834 #undef  MC_CMD_0x4b_PRIVILEGE_CTG
7835
7836 #define MC_CMD_0x4b_PRIVILEGE_CTG SRIOV_CTG_ADMIN
7837
7838 /* MC_CMD_GET_PHY_MEDIA_INFO_IN msgrequest */
7839 #define MC_CMD_GET_PHY_MEDIA_INFO_IN_LEN 4
7840 #define MC_CMD_GET_PHY_MEDIA_INFO_IN_PAGE_OFST 0
7841 #define MC_CMD_GET_PHY_MEDIA_INFO_IN_PAGE_LEN 4
7842
7843 /* MC_CMD_GET_PHY_MEDIA_INFO_OUT msgresponse */
7844 #define MC_CMD_GET_PHY_MEDIA_INFO_OUT_LENMIN 5
7845 #define MC_CMD_GET_PHY_MEDIA_INFO_OUT_LENMAX 252
7846 #define MC_CMD_GET_PHY_MEDIA_INFO_OUT_LENMAX_MCDI2 1020
7847 #define MC_CMD_GET_PHY_MEDIA_INFO_OUT_LEN(num) (4+1*(num))
7848 #define MC_CMD_GET_PHY_MEDIA_INFO_OUT_DATA_NUM(len) (((len)-4)/1)
7849 /* in bytes */
7850 #define MC_CMD_GET_PHY_MEDIA_INFO_OUT_DATALEN_OFST 0
7851 #define MC_CMD_GET_PHY_MEDIA_INFO_OUT_DATALEN_LEN 4
7852 #define MC_CMD_GET_PHY_MEDIA_INFO_OUT_DATA_OFST 4
7853 #define MC_CMD_GET_PHY_MEDIA_INFO_OUT_DATA_LEN 1
7854 #define MC_CMD_GET_PHY_MEDIA_INFO_OUT_DATA_MINNUM 1
7855 #define MC_CMD_GET_PHY_MEDIA_INFO_OUT_DATA_MAXNUM 248
7856 #define MC_CMD_GET_PHY_MEDIA_INFO_OUT_DATA_MAXNUM_MCDI2 1016
7857
7858
7859 /***********************************/
7860 /* MC_CMD_NVRAM_TEST
7861  * Test a particular NVRAM partition for valid contents (where "valid" depends
7862  * on the type of partition).
7863  */
7864 #define MC_CMD_NVRAM_TEST 0x4c
7865 #define MC_CMD_NVRAM_TEST_MSGSET 0x4c
7866 #undef  MC_CMD_0x4c_PRIVILEGE_CTG
7867
7868 #define MC_CMD_0x4c_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
7869
7870 /* MC_CMD_NVRAM_TEST_IN msgrequest */
7871 #define MC_CMD_NVRAM_TEST_IN_LEN 4
7872 #define MC_CMD_NVRAM_TEST_IN_TYPE_OFST 0
7873 #define MC_CMD_NVRAM_TEST_IN_TYPE_LEN 4
7874 /*            Enum values, see field(s): */
7875 /*               MC_CMD_NVRAM_TYPES/MC_CMD_NVRAM_TYPES_OUT/TYPES */
7876
7877 /* MC_CMD_NVRAM_TEST_OUT msgresponse */
7878 #define MC_CMD_NVRAM_TEST_OUT_LEN 4
7879 #define MC_CMD_NVRAM_TEST_OUT_RESULT_OFST 0
7880 #define MC_CMD_NVRAM_TEST_OUT_RESULT_LEN 4
7881 /* enum: Passed. */
7882 #define MC_CMD_NVRAM_TEST_PASS 0x0
7883 /* enum: Failed. */
7884 #define MC_CMD_NVRAM_TEST_FAIL 0x1
7885 /* enum: Not supported. */
7886 #define MC_CMD_NVRAM_TEST_NOTSUPP 0x2
7887
7888
7889 /***********************************/
7890 /* MC_CMD_MRSFP_TWEAK
7891  * Read status and/or set parameters for the 'mrsfp' driver in mr_rusty builds.
7892  * I2C I/O expander bits are always read; if equaliser parameters are supplied,
7893  * they are configured first. Locks required: None. Return code: 0, EINVAL.
7894  */
7895 #define MC_CMD_MRSFP_TWEAK 0x4d
7896 #define MC_CMD_MRSFP_TWEAK_MSGSET 0x4d
7897
7898 /* MC_CMD_MRSFP_TWEAK_IN_EQ_CONFIG msgrequest */
7899 #define MC_CMD_MRSFP_TWEAK_IN_EQ_CONFIG_LEN 16
7900 /* 0-6 low->high de-emph. */
7901 #define MC_CMD_MRSFP_TWEAK_IN_EQ_CONFIG_TXEQ_LEVEL_OFST 0
7902 #define MC_CMD_MRSFP_TWEAK_IN_EQ_CONFIG_TXEQ_LEVEL_LEN 4
7903 /* 0-8 low->high ref.V */
7904 #define MC_CMD_MRSFP_TWEAK_IN_EQ_CONFIG_TXEQ_DT_CFG_OFST 4
7905 #define MC_CMD_MRSFP_TWEAK_IN_EQ_CONFIG_TXEQ_DT_CFG_LEN 4
7906 /* 0-8 0-8 low->high boost */
7907 #define MC_CMD_MRSFP_TWEAK_IN_EQ_CONFIG_RXEQ_BOOST_OFST 8
7908 #define MC_CMD_MRSFP_TWEAK_IN_EQ_CONFIG_RXEQ_BOOST_LEN 4
7909 /* 0-8 low->high ref.V */
7910 #define MC_CMD_MRSFP_TWEAK_IN_EQ_CONFIG_RXEQ_DT_CFG_OFST 12
7911 #define MC_CMD_MRSFP_TWEAK_IN_EQ_CONFIG_RXEQ_DT_CFG_LEN 4
7912
7913 /* MC_CMD_MRSFP_TWEAK_IN_READ_ONLY msgrequest */
7914 #define MC_CMD_MRSFP_TWEAK_IN_READ_ONLY_LEN 0
7915
7916 /* MC_CMD_MRSFP_TWEAK_OUT msgresponse */
7917 #define MC_CMD_MRSFP_TWEAK_OUT_LEN 12
7918 /* input bits */
7919 #define MC_CMD_MRSFP_TWEAK_OUT_IOEXP_INPUTS_OFST 0
7920 #define MC_CMD_MRSFP_TWEAK_OUT_IOEXP_INPUTS_LEN 4
7921 /* output bits */
7922 #define MC_CMD_MRSFP_TWEAK_OUT_IOEXP_OUTPUTS_OFST 4
7923 #define MC_CMD_MRSFP_TWEAK_OUT_IOEXP_OUTPUTS_LEN 4
7924 /* direction */
7925 #define MC_CMD_MRSFP_TWEAK_OUT_IOEXP_DIRECTION_OFST 8
7926 #define MC_CMD_MRSFP_TWEAK_OUT_IOEXP_DIRECTION_LEN 4
7927 /* enum: Out. */
7928 #define MC_CMD_MRSFP_TWEAK_OUT_IOEXP_DIRECTION_OUT 0x0
7929 /* enum: In. */
7930 #define MC_CMD_MRSFP_TWEAK_OUT_IOEXP_DIRECTION_IN 0x1
7931
7932
7933 /***********************************/
7934 /* MC_CMD_SENSOR_SET_LIMS
7935  * Adjusts the sensor limits. This is a warranty-voiding operation. Returns:
7936  * ENOENT if the sensor specified does not exist, EINVAL if the limits are out
7937  * of range.
7938  */
7939 #define MC_CMD_SENSOR_SET_LIMS 0x4e
7940 #define MC_CMD_SENSOR_SET_LIMS_MSGSET 0x4e
7941 #undef  MC_CMD_0x4e_PRIVILEGE_CTG
7942
7943 #define MC_CMD_0x4e_PRIVILEGE_CTG SRIOV_CTG_INSECURE
7944
7945 /* MC_CMD_SENSOR_SET_LIMS_IN msgrequest */
7946 #define MC_CMD_SENSOR_SET_LIMS_IN_LEN 20
7947 #define MC_CMD_SENSOR_SET_LIMS_IN_SENSOR_OFST 0
7948 #define MC_CMD_SENSOR_SET_LIMS_IN_SENSOR_LEN 4
7949 /*            Enum values, see field(s): */
7950 /*               MC_CMD_SENSOR_INFO/MC_CMD_SENSOR_INFO_OUT/MASK */
7951 /* interpretation is is sensor-specific. */
7952 #define MC_CMD_SENSOR_SET_LIMS_IN_LOW0_OFST 4
7953 #define MC_CMD_SENSOR_SET_LIMS_IN_LOW0_LEN 4
7954 /* interpretation is is sensor-specific. */
7955 #define MC_CMD_SENSOR_SET_LIMS_IN_HI0_OFST 8
7956 #define MC_CMD_SENSOR_SET_LIMS_IN_HI0_LEN 4
7957 /* interpretation is is sensor-specific. */
7958 #define MC_CMD_SENSOR_SET_LIMS_IN_LOW1_OFST 12
7959 #define MC_CMD_SENSOR_SET_LIMS_IN_LOW1_LEN 4
7960 /* interpretation is is sensor-specific. */
7961 #define MC_CMD_SENSOR_SET_LIMS_IN_HI1_OFST 16
7962 #define MC_CMD_SENSOR_SET_LIMS_IN_HI1_LEN 4
7963
7964 /* MC_CMD_SENSOR_SET_LIMS_OUT msgresponse */
7965 #define MC_CMD_SENSOR_SET_LIMS_OUT_LEN 0
7966
7967
7968 /***********************************/
7969 /* MC_CMD_GET_RESOURCE_LIMITS
7970  */
7971 #define MC_CMD_GET_RESOURCE_LIMITS 0x4f
7972 #define MC_CMD_GET_RESOURCE_LIMITS_MSGSET 0x4f
7973
7974 /* MC_CMD_GET_RESOURCE_LIMITS_IN msgrequest */
7975 #define MC_CMD_GET_RESOURCE_LIMITS_IN_LEN 0
7976
7977 /* MC_CMD_GET_RESOURCE_LIMITS_OUT msgresponse */
7978 #define MC_CMD_GET_RESOURCE_LIMITS_OUT_LEN 16
7979 #define MC_CMD_GET_RESOURCE_LIMITS_OUT_BUFTBL_OFST 0
7980 #define MC_CMD_GET_RESOURCE_LIMITS_OUT_BUFTBL_LEN 4
7981 #define MC_CMD_GET_RESOURCE_LIMITS_OUT_EVQ_OFST 4
7982 #define MC_CMD_GET_RESOURCE_LIMITS_OUT_EVQ_LEN 4
7983 #define MC_CMD_GET_RESOURCE_LIMITS_OUT_RXQ_OFST 8
7984 #define MC_CMD_GET_RESOURCE_LIMITS_OUT_RXQ_LEN 4
7985 #define MC_CMD_GET_RESOURCE_LIMITS_OUT_TXQ_OFST 12
7986 #define MC_CMD_GET_RESOURCE_LIMITS_OUT_TXQ_LEN 4
7987
7988
7989 /***********************************/
7990 /* MC_CMD_NVRAM_PARTITIONS
7991  * Reads the list of available virtual NVRAM partition types. Locks required:
7992  * none. Returns: 0, EINVAL (bad type).
7993  */
7994 #define MC_CMD_NVRAM_PARTITIONS 0x51
7995 #define MC_CMD_NVRAM_PARTITIONS_MSGSET 0x51
7996 #undef  MC_CMD_0x51_PRIVILEGE_CTG
7997
7998 #define MC_CMD_0x51_PRIVILEGE_CTG SRIOV_CTG_ADMIN
7999
8000 /* MC_CMD_NVRAM_PARTITIONS_IN msgrequest */
8001 #define MC_CMD_NVRAM_PARTITIONS_IN_LEN 0
8002
8003 /* MC_CMD_NVRAM_PARTITIONS_OUT msgresponse */
8004 #define MC_CMD_NVRAM_PARTITIONS_OUT_LENMIN 4
8005 #define MC_CMD_NVRAM_PARTITIONS_OUT_LENMAX 252
8006 #define MC_CMD_NVRAM_PARTITIONS_OUT_LENMAX_MCDI2 1020
8007 #define MC_CMD_NVRAM_PARTITIONS_OUT_LEN(num) (4+4*(num))
8008 #define MC_CMD_NVRAM_PARTITIONS_OUT_TYPE_ID_NUM(len) (((len)-4)/4)
8009 /* total number of partitions */
8010 #define MC_CMD_NVRAM_PARTITIONS_OUT_NUM_PARTITIONS_OFST 0
8011 #define MC_CMD_NVRAM_PARTITIONS_OUT_NUM_PARTITIONS_LEN 4
8012 /* type ID code for each of NUM_PARTITIONS partitions */
8013 #define MC_CMD_NVRAM_PARTITIONS_OUT_TYPE_ID_OFST 4
8014 #define MC_CMD_NVRAM_PARTITIONS_OUT_TYPE_ID_LEN 4
8015 #define MC_CMD_NVRAM_PARTITIONS_OUT_TYPE_ID_MINNUM 0
8016 #define MC_CMD_NVRAM_PARTITIONS_OUT_TYPE_ID_MAXNUM 62
8017 #define MC_CMD_NVRAM_PARTITIONS_OUT_TYPE_ID_MAXNUM_MCDI2 254
8018
8019
8020 /***********************************/
8021 /* MC_CMD_NVRAM_METADATA
8022  * Reads soft metadata for a virtual NVRAM partition type. Locks required:
8023  * none. Returns: 0, EINVAL (bad type).
8024  */
8025 #define MC_CMD_NVRAM_METADATA 0x52
8026 #define MC_CMD_NVRAM_METADATA_MSGSET 0x52
8027 #undef  MC_CMD_0x52_PRIVILEGE_CTG
8028
8029 #define MC_CMD_0x52_PRIVILEGE_CTG SRIOV_CTG_ADMIN
8030
8031 /* MC_CMD_NVRAM_METADATA_IN msgrequest */
8032 #define MC_CMD_NVRAM_METADATA_IN_LEN 4
8033 /* Partition type ID code */
8034 #define MC_CMD_NVRAM_METADATA_IN_TYPE_OFST 0
8035 #define MC_CMD_NVRAM_METADATA_IN_TYPE_LEN 4
8036
8037 /* MC_CMD_NVRAM_METADATA_OUT msgresponse */
8038 #define MC_CMD_NVRAM_METADATA_OUT_LENMIN 20
8039 #define MC_CMD_NVRAM_METADATA_OUT_LENMAX 252
8040 #define MC_CMD_NVRAM_METADATA_OUT_LENMAX_MCDI2 1020
8041 #define MC_CMD_NVRAM_METADATA_OUT_LEN(num) (20+1*(num))
8042 #define MC_CMD_NVRAM_METADATA_OUT_DESCRIPTION_NUM(len) (((len)-20)/1)
8043 /* Partition type ID code */
8044 #define MC_CMD_NVRAM_METADATA_OUT_TYPE_OFST 0
8045 #define MC_CMD_NVRAM_METADATA_OUT_TYPE_LEN 4
8046 #define MC_CMD_NVRAM_METADATA_OUT_FLAGS_OFST 4
8047 #define MC_CMD_NVRAM_METADATA_OUT_FLAGS_LEN 4
8048 #define MC_CMD_NVRAM_METADATA_OUT_SUBTYPE_VALID_OFST 4
8049 #define MC_CMD_NVRAM_METADATA_OUT_SUBTYPE_VALID_LBN 0
8050 #define MC_CMD_NVRAM_METADATA_OUT_SUBTYPE_VALID_WIDTH 1
8051 #define MC_CMD_NVRAM_METADATA_OUT_VERSION_VALID_OFST 4
8052 #define MC_CMD_NVRAM_METADATA_OUT_VERSION_VALID_LBN 1
8053 #define MC_CMD_NVRAM_METADATA_OUT_VERSION_VALID_WIDTH 1
8054 #define MC_CMD_NVRAM_METADATA_OUT_DESCRIPTION_VALID_OFST 4
8055 #define MC_CMD_NVRAM_METADATA_OUT_DESCRIPTION_VALID_LBN 2
8056 #define MC_CMD_NVRAM_METADATA_OUT_DESCRIPTION_VALID_WIDTH 1
8057 /* Subtype ID code for content of this partition */
8058 #define MC_CMD_NVRAM_METADATA_OUT_SUBTYPE_OFST 8
8059 #define MC_CMD_NVRAM_METADATA_OUT_SUBTYPE_LEN 4
8060 /* 1st component of W.X.Y.Z version number for content of this partition */
8061 #define MC_CMD_NVRAM_METADATA_OUT_VERSION_W_OFST 12
8062 #define MC_CMD_NVRAM_METADATA_OUT_VERSION_W_LEN 2
8063 /* 2nd component of W.X.Y.Z version number for content of this partition */
8064 #define MC_CMD_NVRAM_METADATA_OUT_VERSION_X_OFST 14
8065 #define MC_CMD_NVRAM_METADATA_OUT_VERSION_X_LEN 2
8066 /* 3rd component of W.X.Y.Z version number for content of this partition */
8067 #define MC_CMD_NVRAM_METADATA_OUT_VERSION_Y_OFST 16
8068 #define MC_CMD_NVRAM_METADATA_OUT_VERSION_Y_LEN 2
8069 /* 4th component of W.X.Y.Z version number for content of this partition */
8070 #define MC_CMD_NVRAM_METADATA_OUT_VERSION_Z_OFST 18
8071 #define MC_CMD_NVRAM_METADATA_OUT_VERSION_Z_LEN 2
8072 /* Zero-terminated string describing the content of this partition */
8073 #define MC_CMD_NVRAM_METADATA_OUT_DESCRIPTION_OFST 20
8074 #define MC_CMD_NVRAM_METADATA_OUT_DESCRIPTION_LEN 1
8075 #define MC_CMD_NVRAM_METADATA_OUT_DESCRIPTION_MINNUM 0
8076 #define MC_CMD_NVRAM_METADATA_OUT_DESCRIPTION_MAXNUM 232
8077 #define MC_CMD_NVRAM_METADATA_OUT_DESCRIPTION_MAXNUM_MCDI2 1000
8078
8079
8080 /***********************************/
8081 /* MC_CMD_GET_MAC_ADDRESSES
8082  * Returns the base MAC, count and stride for the requesting function
8083  */
8084 #define MC_CMD_GET_MAC_ADDRESSES 0x55
8085 #define MC_CMD_GET_MAC_ADDRESSES_MSGSET 0x55
8086 #undef  MC_CMD_0x55_PRIVILEGE_CTG
8087
8088 #define MC_CMD_0x55_PRIVILEGE_CTG SRIOV_CTG_GENERAL
8089
8090 /* MC_CMD_GET_MAC_ADDRESSES_IN msgrequest */
8091 #define MC_CMD_GET_MAC_ADDRESSES_IN_LEN 0
8092
8093 /* MC_CMD_GET_MAC_ADDRESSES_OUT msgresponse */
8094 #define MC_CMD_GET_MAC_ADDRESSES_OUT_LEN 16
8095 /* Base MAC address */
8096 #define MC_CMD_GET_MAC_ADDRESSES_OUT_MAC_ADDR_BASE_OFST 0
8097 #define MC_CMD_GET_MAC_ADDRESSES_OUT_MAC_ADDR_BASE_LEN 6
8098 /* Padding */
8099 #define MC_CMD_GET_MAC_ADDRESSES_OUT_RESERVED_OFST 6
8100 #define MC_CMD_GET_MAC_ADDRESSES_OUT_RESERVED_LEN 2
8101 /* Number of allocated MAC addresses */
8102 #define MC_CMD_GET_MAC_ADDRESSES_OUT_MAC_COUNT_OFST 8
8103 #define MC_CMD_GET_MAC_ADDRESSES_OUT_MAC_COUNT_LEN 4
8104 /* Spacing of allocated MAC addresses */
8105 #define MC_CMD_GET_MAC_ADDRESSES_OUT_MAC_STRIDE_OFST 12
8106 #define MC_CMD_GET_MAC_ADDRESSES_OUT_MAC_STRIDE_LEN 4
8107
8108
8109 /***********************************/
8110 /* MC_CMD_CLP
8111  * Perform a CLP related operation, see SF-110495-PS for details of CLP
8112  * processing. This command has been extended to accomodate the requirements of
8113  * different manufacturers which are to be found in SF-119187-TC, SF-119186-TC,
8114  * SF-120509-TC and SF-117282-PS.
8115  */
8116 #define MC_CMD_CLP 0x56
8117 #define MC_CMD_CLP_MSGSET 0x56
8118 #undef  MC_CMD_0x56_PRIVILEGE_CTG
8119
8120 #define MC_CMD_0x56_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
8121
8122 /* MC_CMD_CLP_IN msgrequest */
8123 #define MC_CMD_CLP_IN_LEN 4
8124 /* Sub operation */
8125 #define MC_CMD_CLP_IN_OP_OFST 0
8126 #define MC_CMD_CLP_IN_OP_LEN 4
8127 /* enum: Return to factory default settings */
8128 #define MC_CMD_CLP_OP_DEFAULT 0x1
8129 /* enum: Set MAC address */
8130 #define MC_CMD_CLP_OP_SET_MAC 0x2
8131 /* enum: Get MAC address */
8132 #define MC_CMD_CLP_OP_GET_MAC 0x3
8133 /* enum: Set UEFI/GPXE boot mode */
8134 #define MC_CMD_CLP_OP_SET_BOOT 0x4
8135 /* enum: Get UEFI/GPXE boot mode */
8136 #define MC_CMD_CLP_OP_GET_BOOT 0x5
8137
8138 /* MC_CMD_CLP_OUT msgresponse */
8139 #define MC_CMD_CLP_OUT_LEN 0
8140
8141 /* MC_CMD_CLP_IN_DEFAULT msgrequest */
8142 #define MC_CMD_CLP_IN_DEFAULT_LEN 4
8143 /*            MC_CMD_CLP_IN_OP_OFST 0 */
8144 /*            MC_CMD_CLP_IN_OP_LEN 4 */
8145
8146 /* MC_CMD_CLP_OUT_DEFAULT msgresponse */
8147 #define MC_CMD_CLP_OUT_DEFAULT_LEN 0
8148
8149 /* MC_CMD_CLP_IN_SET_MAC msgrequest */
8150 #define MC_CMD_CLP_IN_SET_MAC_LEN 12
8151 /*            MC_CMD_CLP_IN_OP_OFST 0 */
8152 /*            MC_CMD_CLP_IN_OP_LEN 4 */
8153 /* The MAC address assigned to port. A zero MAC address of 00:00:00:00:00:00
8154  * restores the permanent (factory-programmed) MAC address associated with the
8155  * port. A non-zero MAC address persists until a PCIe reset or a power cycle.
8156  */
8157 #define MC_CMD_CLP_IN_SET_MAC_ADDR_OFST 4
8158 #define MC_CMD_CLP_IN_SET_MAC_ADDR_LEN 6
8159 /* Padding */
8160 #define MC_CMD_CLP_IN_SET_MAC_RESERVED_OFST 10
8161 #define MC_CMD_CLP_IN_SET_MAC_RESERVED_LEN 2
8162
8163 /* MC_CMD_CLP_OUT_SET_MAC msgresponse */
8164 #define MC_CMD_CLP_OUT_SET_MAC_LEN 0
8165
8166 /* MC_CMD_CLP_IN_SET_MAC_V2 msgrequest */
8167 #define MC_CMD_CLP_IN_SET_MAC_V2_LEN 16
8168 /*            MC_CMD_CLP_IN_OP_OFST 0 */
8169 /*            MC_CMD_CLP_IN_OP_LEN 4 */
8170 /* The MAC address assigned to port. A zero MAC address of 00:00:00:00:00:00
8171  * restores the permanent (factory-programmed) MAC address associated with the
8172  * port. A non-zero MAC address persists until a PCIe reset or a power cycle.
8173  */
8174 #define MC_CMD_CLP_IN_SET_MAC_V2_ADDR_OFST 4
8175 #define MC_CMD_CLP_IN_SET_MAC_V2_ADDR_LEN 6
8176 /* Padding */
8177 #define MC_CMD_CLP_IN_SET_MAC_V2_RESERVED_OFST 10
8178 #define MC_CMD_CLP_IN_SET_MAC_V2_RESERVED_LEN 2
8179 #define MC_CMD_CLP_IN_SET_MAC_V2_FLAGS_OFST 12
8180 #define MC_CMD_CLP_IN_SET_MAC_V2_FLAGS_LEN 4
8181 #define MC_CMD_CLP_IN_SET_MAC_V2_VIRTUAL_OFST 12
8182 #define MC_CMD_CLP_IN_SET_MAC_V2_VIRTUAL_LBN 0
8183 #define MC_CMD_CLP_IN_SET_MAC_V2_VIRTUAL_WIDTH 1
8184
8185 /* MC_CMD_CLP_IN_GET_MAC msgrequest */
8186 #define MC_CMD_CLP_IN_GET_MAC_LEN 4
8187 /*            MC_CMD_CLP_IN_OP_OFST 0 */
8188 /*            MC_CMD_CLP_IN_OP_LEN 4 */
8189
8190 /* MC_CMD_CLP_IN_GET_MAC_V2 msgrequest */
8191 #define MC_CMD_CLP_IN_GET_MAC_V2_LEN 8
8192 /*            MC_CMD_CLP_IN_OP_OFST 0 */
8193 /*            MC_CMD_CLP_IN_OP_LEN 4 */
8194 #define MC_CMD_CLP_IN_GET_MAC_V2_FLAGS_OFST 4
8195 #define MC_CMD_CLP_IN_GET_MAC_V2_FLAGS_LEN 4
8196 #define MC_CMD_CLP_IN_GET_MAC_V2_PERMANENT_OFST 4
8197 #define MC_CMD_CLP_IN_GET_MAC_V2_PERMANENT_LBN 0
8198 #define MC_CMD_CLP_IN_GET_MAC_V2_PERMANENT_WIDTH 1
8199
8200 /* MC_CMD_CLP_OUT_GET_MAC msgresponse */
8201 #define MC_CMD_CLP_OUT_GET_MAC_LEN 8
8202 /* MAC address assigned to port */
8203 #define MC_CMD_CLP_OUT_GET_MAC_ADDR_OFST 0
8204 #define MC_CMD_CLP_OUT_GET_MAC_ADDR_LEN 6
8205 /* Padding */
8206 #define MC_CMD_CLP_OUT_GET_MAC_RESERVED_OFST 6
8207 #define MC_CMD_CLP_OUT_GET_MAC_RESERVED_LEN 2
8208
8209 /* MC_CMD_CLP_IN_SET_BOOT msgrequest */
8210 #define MC_CMD_CLP_IN_SET_BOOT_LEN 5
8211 /*            MC_CMD_CLP_IN_OP_OFST 0 */
8212 /*            MC_CMD_CLP_IN_OP_LEN 4 */
8213 /* Boot flag */
8214 #define MC_CMD_CLP_IN_SET_BOOT_FLAG_OFST 4
8215 #define MC_CMD_CLP_IN_SET_BOOT_FLAG_LEN 1
8216
8217 /* MC_CMD_CLP_OUT_SET_BOOT msgresponse */
8218 #define MC_CMD_CLP_OUT_SET_BOOT_LEN 0
8219
8220 /* MC_CMD_CLP_IN_GET_BOOT msgrequest */
8221 #define MC_CMD_CLP_IN_GET_BOOT_LEN 4
8222 /*            MC_CMD_CLP_IN_OP_OFST 0 */
8223 /*            MC_CMD_CLP_IN_OP_LEN 4 */
8224
8225 /* MC_CMD_CLP_OUT_GET_BOOT msgresponse */
8226 #define MC_CMD_CLP_OUT_GET_BOOT_LEN 4
8227 /* Boot flag */
8228 #define MC_CMD_CLP_OUT_GET_BOOT_FLAG_OFST 0
8229 #define MC_CMD_CLP_OUT_GET_BOOT_FLAG_LEN 1
8230 /* Padding */
8231 #define MC_CMD_CLP_OUT_GET_BOOT_RESERVED_OFST 1
8232 #define MC_CMD_CLP_OUT_GET_BOOT_RESERVED_LEN 3
8233
8234
8235 /***********************************/
8236 /* MC_CMD_MUM
8237  * Perform a MUM operation
8238  */
8239 #define MC_CMD_MUM 0x57
8240 #define MC_CMD_MUM_MSGSET 0x57
8241 #undef  MC_CMD_0x57_PRIVILEGE_CTG
8242
8243 #define MC_CMD_0x57_PRIVILEGE_CTG SRIOV_CTG_INSECURE
8244
8245 /* MC_CMD_MUM_IN msgrequest */
8246 #define MC_CMD_MUM_IN_LEN 4
8247 #define MC_CMD_MUM_IN_OP_HDR_OFST 0
8248 #define MC_CMD_MUM_IN_OP_HDR_LEN 4
8249 #define MC_CMD_MUM_IN_OP_OFST 0
8250 #define MC_CMD_MUM_IN_OP_LBN 0
8251 #define MC_CMD_MUM_IN_OP_WIDTH 8
8252 /* enum: NULL MCDI command to MUM */
8253 #define MC_CMD_MUM_OP_NULL 0x1
8254 /* enum: Get MUM version */
8255 #define MC_CMD_MUM_OP_GET_VERSION 0x2
8256 /* enum: Issue raw I2C command to MUM */
8257 #define MC_CMD_MUM_OP_RAW_CMD 0x3
8258 /* enum: Read from registers on devices connected to MUM. */
8259 #define MC_CMD_MUM_OP_READ 0x4
8260 /* enum: Write to registers on devices connected to MUM. */
8261 #define MC_CMD_MUM_OP_WRITE 0x5
8262 /* enum: Control UART logging. */
8263 #define MC_CMD_MUM_OP_LOG 0x6
8264 /* enum: Operations on MUM GPIO lines */
8265 #define MC_CMD_MUM_OP_GPIO 0x7
8266 /* enum: Get sensor readings from MUM */
8267 #define MC_CMD_MUM_OP_READ_SENSORS 0x8
8268 /* enum: Initiate clock programming on the MUM */
8269 #define MC_CMD_MUM_OP_PROGRAM_CLOCKS 0x9
8270 /* enum: Initiate FPGA load from flash on the MUM */
8271 #define MC_CMD_MUM_OP_FPGA_LOAD 0xa
8272 /* enum: Request sensor reading from MUM ADC resulting from earlier request via
8273  * MUM ATB
8274  */
8275 #define MC_CMD_MUM_OP_READ_ATB_SENSOR 0xb
8276 /* enum: Send commands relating to the QSFP ports via the MUM for PHY
8277  * operations
8278  */
8279 #define MC_CMD_MUM_OP_QSFP 0xc
8280 /* enum: Request discrete and SODIMM DDR info (type, size, speed grade, voltage
8281  * level) from MUM
8282  */
8283 #define MC_CMD_MUM_OP_READ_DDR_INFO 0xd
8284
8285 /* MC_CMD_MUM_IN_NULL msgrequest */
8286 #define MC_CMD_MUM_IN_NULL_LEN 4
8287 /* MUM cmd header */
8288 #define MC_CMD_MUM_IN_CMD_OFST 0
8289 #define MC_CMD_MUM_IN_CMD_LEN 4
8290
8291 /* MC_CMD_MUM_IN_GET_VERSION msgrequest */
8292 #define MC_CMD_MUM_IN_GET_VERSION_LEN 4
8293 /* MUM cmd header */
8294 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
8295 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
8296
8297 /* MC_CMD_MUM_IN_READ msgrequest */
8298 #define MC_CMD_MUM_IN_READ_LEN 16
8299 /* MUM cmd header */
8300 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
8301 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
8302 /* ID of (device connected to MUM) to read from registers of */
8303 #define MC_CMD_MUM_IN_READ_DEVICE_OFST 4
8304 #define MC_CMD_MUM_IN_READ_DEVICE_LEN 4
8305 /* enum: Hittite HMC1035 clock generator on Sorrento board */
8306 #define MC_CMD_MUM_DEV_HITTITE 0x1
8307 /* enum: Hittite HMC1035 clock generator for NIC-side on Sorrento board */
8308 #define MC_CMD_MUM_DEV_HITTITE_NIC 0x2
8309 /* 32-bit address to read from */
8310 #define MC_CMD_MUM_IN_READ_ADDR_OFST 8
8311 #define MC_CMD_MUM_IN_READ_ADDR_LEN 4
8312 /* Number of words to read. */
8313 #define MC_CMD_MUM_IN_READ_NUMWORDS_OFST 12
8314 #define MC_CMD_MUM_IN_READ_NUMWORDS_LEN 4
8315
8316 /* MC_CMD_MUM_IN_WRITE msgrequest */
8317 #define MC_CMD_MUM_IN_WRITE_LENMIN 16
8318 #define MC_CMD_MUM_IN_WRITE_LENMAX 252
8319 #define MC_CMD_MUM_IN_WRITE_LENMAX_MCDI2 1020
8320 #define MC_CMD_MUM_IN_WRITE_LEN(num) (12+4*(num))
8321 #define MC_CMD_MUM_IN_WRITE_BUFFER_NUM(len) (((len)-12)/4)
8322 /* MUM cmd header */
8323 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
8324 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
8325 /* ID of (device connected to MUM) to write to registers of */
8326 #define MC_CMD_MUM_IN_WRITE_DEVICE_OFST 4
8327 #define MC_CMD_MUM_IN_WRITE_DEVICE_LEN 4
8328 /* enum: Hittite HMC1035 clock generator on Sorrento board */
8329 /*               MC_CMD_MUM_DEV_HITTITE 0x1 */
8330 /* 32-bit address to write to */
8331 #define MC_CMD_MUM_IN_WRITE_ADDR_OFST 8
8332 #define MC_CMD_MUM_IN_WRITE_ADDR_LEN 4
8333 /* Words to write */
8334 #define MC_CMD_MUM_IN_WRITE_BUFFER_OFST 12
8335 #define MC_CMD_MUM_IN_WRITE_BUFFER_LEN 4
8336 #define MC_CMD_MUM_IN_WRITE_BUFFER_MINNUM 1
8337 #define MC_CMD_MUM_IN_WRITE_BUFFER_MAXNUM 60
8338 #define MC_CMD_MUM_IN_WRITE_BUFFER_MAXNUM_MCDI2 252
8339
8340 /* MC_CMD_MUM_IN_RAW_CMD msgrequest */
8341 #define MC_CMD_MUM_IN_RAW_CMD_LENMIN 17
8342 #define MC_CMD_MUM_IN_RAW_CMD_LENMAX 252
8343 #define MC_CMD_MUM_IN_RAW_CMD_LENMAX_MCDI2 1020
8344 #define MC_CMD_MUM_IN_RAW_CMD_LEN(num) (16+1*(num))
8345 #define MC_CMD_MUM_IN_RAW_CMD_WRITE_DATA_NUM(len) (((len)-16)/1)
8346 /* MUM cmd header */
8347 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
8348 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
8349 /* MUM I2C cmd code */
8350 #define MC_CMD_MUM_IN_RAW_CMD_CMD_CODE_OFST 4
8351 #define MC_CMD_MUM_IN_RAW_CMD_CMD_CODE_LEN 4
8352 /* Number of bytes to write */
8353 #define MC_CMD_MUM_IN_RAW_CMD_NUM_WRITE_OFST 8
8354 #define MC_CMD_MUM_IN_RAW_CMD_NUM_WRITE_LEN 4
8355 /* Number of bytes to read */
8356 #define MC_CMD_MUM_IN_RAW_CMD_NUM_READ_OFST 12
8357 #define MC_CMD_MUM_IN_RAW_CMD_NUM_READ_LEN 4
8358 /* Bytes to write */
8359 #define MC_CMD_MUM_IN_RAW_CMD_WRITE_DATA_OFST 16
8360 #define MC_CMD_MUM_IN_RAW_CMD_WRITE_DATA_LEN 1
8361 #define MC_CMD_MUM_IN_RAW_CMD_WRITE_DATA_MINNUM 1
8362 #define MC_CMD_MUM_IN_RAW_CMD_WRITE_DATA_MAXNUM 236
8363 #define MC_CMD_MUM_IN_RAW_CMD_WRITE_DATA_MAXNUM_MCDI2 1004
8364
8365 /* MC_CMD_MUM_IN_LOG msgrequest */
8366 #define MC_CMD_MUM_IN_LOG_LEN 8
8367 /* MUM cmd header */
8368 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
8369 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
8370 #define MC_CMD_MUM_IN_LOG_OP_OFST 4
8371 #define MC_CMD_MUM_IN_LOG_OP_LEN 4
8372 #define MC_CMD_MUM_IN_LOG_OP_UART 0x1 /* enum */
8373
8374 /* MC_CMD_MUM_IN_LOG_OP_UART msgrequest */
8375 #define MC_CMD_MUM_IN_LOG_OP_UART_LEN 12
8376 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
8377 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
8378 /*            MC_CMD_MUM_IN_LOG_OP_OFST 4 */
8379 /*            MC_CMD_MUM_IN_LOG_OP_LEN 4 */
8380 /* Enable/disable debug output to UART */
8381 #define MC_CMD_MUM_IN_LOG_OP_UART_ENABLE_OFST 8
8382 #define MC_CMD_MUM_IN_LOG_OP_UART_ENABLE_LEN 4
8383
8384 /* MC_CMD_MUM_IN_GPIO msgrequest */
8385 #define MC_CMD_MUM_IN_GPIO_LEN 8
8386 /* MUM cmd header */
8387 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
8388 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
8389 #define MC_CMD_MUM_IN_GPIO_HDR_OFST 4
8390 #define MC_CMD_MUM_IN_GPIO_HDR_LEN 4
8391 #define MC_CMD_MUM_IN_GPIO_OPCODE_OFST 4
8392 #define MC_CMD_MUM_IN_GPIO_OPCODE_LBN 0
8393 #define MC_CMD_MUM_IN_GPIO_OPCODE_WIDTH 8
8394 #define MC_CMD_MUM_IN_GPIO_IN_READ 0x0 /* enum */
8395 #define MC_CMD_MUM_IN_GPIO_OUT_WRITE 0x1 /* enum */
8396 #define MC_CMD_MUM_IN_GPIO_OUT_READ 0x2 /* enum */
8397 #define MC_CMD_MUM_IN_GPIO_OUT_ENABLE_WRITE 0x3 /* enum */
8398 #define MC_CMD_MUM_IN_GPIO_OUT_ENABLE_READ 0x4 /* enum */
8399 #define MC_CMD_MUM_IN_GPIO_OP 0x5 /* enum */
8400
8401 /* MC_CMD_MUM_IN_GPIO_IN_READ msgrequest */
8402 #define MC_CMD_MUM_IN_GPIO_IN_READ_LEN 8
8403 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
8404 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
8405 #define MC_CMD_MUM_IN_GPIO_IN_READ_HDR_OFST 4
8406 #define MC_CMD_MUM_IN_GPIO_IN_READ_HDR_LEN 4
8407
8408 /* MC_CMD_MUM_IN_GPIO_OUT_WRITE msgrequest */
8409 #define MC_CMD_MUM_IN_GPIO_OUT_WRITE_LEN 16
8410 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
8411 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
8412 #define MC_CMD_MUM_IN_GPIO_OUT_WRITE_HDR_OFST 4
8413 #define MC_CMD_MUM_IN_GPIO_OUT_WRITE_HDR_LEN 4
8414 /* The first 32-bit word to be written to the GPIO OUT register. */
8415 #define MC_CMD_MUM_IN_GPIO_OUT_WRITE_GPIOMASK1_OFST 8
8416 #define MC_CMD_MUM_IN_GPIO_OUT_WRITE_GPIOMASK1_LEN 4
8417 /* The second 32-bit word to be written to the GPIO OUT register. */
8418 #define MC_CMD_MUM_IN_GPIO_OUT_WRITE_GPIOMASK2_OFST 12
8419 #define MC_CMD_MUM_IN_GPIO_OUT_WRITE_GPIOMASK2_LEN 4
8420
8421 /* MC_CMD_MUM_IN_GPIO_OUT_READ msgrequest */
8422 #define MC_CMD_MUM_IN_GPIO_OUT_READ_LEN 8
8423 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
8424 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
8425 #define MC_CMD_MUM_IN_GPIO_OUT_READ_HDR_OFST 4
8426 #define MC_CMD_MUM_IN_GPIO_OUT_READ_HDR_LEN 4
8427
8428 /* MC_CMD_MUM_IN_GPIO_OUT_ENABLE_WRITE msgrequest */
8429 #define MC_CMD_MUM_IN_GPIO_OUT_ENABLE_WRITE_LEN 16
8430 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
8431 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
8432 #define MC_CMD_MUM_IN_GPIO_OUT_ENABLE_WRITE_HDR_OFST 4
8433 #define MC_CMD_MUM_IN_GPIO_OUT_ENABLE_WRITE_HDR_LEN 4
8434 /* The first 32-bit word to be written to the GPIO OUT ENABLE register. */
8435 #define MC_CMD_MUM_IN_GPIO_OUT_ENABLE_WRITE_GPIOMASK1_OFST 8
8436 #define MC_CMD_MUM_IN_GPIO_OUT_ENABLE_WRITE_GPIOMASK1_LEN 4
8437 /* The second 32-bit word to be written to the GPIO OUT ENABLE register. */
8438 #define MC_CMD_MUM_IN_GPIO_OUT_ENABLE_WRITE_GPIOMASK2_OFST 12
8439 #define MC_CMD_MUM_IN_GPIO_OUT_ENABLE_WRITE_GPIOMASK2_LEN 4
8440
8441 /* MC_CMD_MUM_IN_GPIO_OUT_ENABLE_READ msgrequest */
8442 #define MC_CMD_MUM_IN_GPIO_OUT_ENABLE_READ_LEN 8
8443 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
8444 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
8445 #define MC_CMD_MUM_IN_GPIO_OUT_ENABLE_READ_HDR_OFST 4
8446 #define MC_CMD_MUM_IN_GPIO_OUT_ENABLE_READ_HDR_LEN 4
8447
8448 /* MC_CMD_MUM_IN_GPIO_OP msgrequest */
8449 #define MC_CMD_MUM_IN_GPIO_OP_LEN 8
8450 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
8451 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
8452 #define MC_CMD_MUM_IN_GPIO_OP_HDR_OFST 4
8453 #define MC_CMD_MUM_IN_GPIO_OP_HDR_LEN 4
8454 #define MC_CMD_MUM_IN_GPIO_OP_BITWISE_OP_OFST 4
8455 #define MC_CMD_MUM_IN_GPIO_OP_BITWISE_OP_LBN 8
8456 #define MC_CMD_MUM_IN_GPIO_OP_BITWISE_OP_WIDTH 8
8457 #define MC_CMD_MUM_IN_GPIO_OP_OUT_READ 0x0 /* enum */
8458 #define MC_CMD_MUM_IN_GPIO_OP_OUT_WRITE 0x1 /* enum */
8459 #define MC_CMD_MUM_IN_GPIO_OP_OUT_CONFIG 0x2 /* enum */
8460 #define MC_CMD_MUM_IN_GPIO_OP_OUT_ENABLE 0x3 /* enum */
8461 #define MC_CMD_MUM_IN_GPIO_OP_GPIO_NUMBER_OFST 4
8462 #define MC_CMD_MUM_IN_GPIO_OP_GPIO_NUMBER_LBN 16
8463 #define MC_CMD_MUM_IN_GPIO_OP_GPIO_NUMBER_WIDTH 8
8464
8465 /* MC_CMD_MUM_IN_GPIO_OP_OUT_READ msgrequest */
8466 #define MC_CMD_MUM_IN_GPIO_OP_OUT_READ_LEN 8
8467 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
8468 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
8469 #define MC_CMD_MUM_IN_GPIO_OP_OUT_READ_HDR_OFST 4
8470 #define MC_CMD_MUM_IN_GPIO_OP_OUT_READ_HDR_LEN 4
8471
8472 /* MC_CMD_MUM_IN_GPIO_OP_OUT_WRITE msgrequest */
8473 #define MC_CMD_MUM_IN_GPIO_OP_OUT_WRITE_LEN 8
8474 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
8475 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
8476 #define MC_CMD_MUM_IN_GPIO_OP_OUT_WRITE_HDR_OFST 4
8477 #define MC_CMD_MUM_IN_GPIO_OP_OUT_WRITE_HDR_LEN 4
8478 #define MC_CMD_MUM_IN_GPIO_OP_OUT_WRITE_WRITEBIT_OFST 4
8479 #define MC_CMD_MUM_IN_GPIO_OP_OUT_WRITE_WRITEBIT_LBN 24
8480 #define MC_CMD_MUM_IN_GPIO_OP_OUT_WRITE_WRITEBIT_WIDTH 8
8481
8482 /* MC_CMD_MUM_IN_GPIO_OP_OUT_CONFIG msgrequest */
8483 #define MC_CMD_MUM_IN_GPIO_OP_OUT_CONFIG_LEN 8
8484 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
8485 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
8486 #define MC_CMD_MUM_IN_GPIO_OP_OUT_CONFIG_HDR_OFST 4
8487 #define MC_CMD_MUM_IN_GPIO_OP_OUT_CONFIG_HDR_LEN 4
8488 #define MC_CMD_MUM_IN_GPIO_OP_OUT_CONFIG_CFG_OFST 4
8489 #define MC_CMD_MUM_IN_GPIO_OP_OUT_CONFIG_CFG_LBN 24
8490 #define MC_CMD_MUM_IN_GPIO_OP_OUT_CONFIG_CFG_WIDTH 8
8491
8492 /* MC_CMD_MUM_IN_GPIO_OP_OUT_ENABLE msgrequest */
8493 #define MC_CMD_MUM_IN_GPIO_OP_OUT_ENABLE_LEN 8
8494 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
8495 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
8496 #define MC_CMD_MUM_IN_GPIO_OP_OUT_ENABLE_HDR_OFST 4
8497 #define MC_CMD_MUM_IN_GPIO_OP_OUT_ENABLE_HDR_LEN 4
8498 #define MC_CMD_MUM_IN_GPIO_OP_OUT_ENABLE_ENABLEBIT_OFST 4
8499 #define MC_CMD_MUM_IN_GPIO_OP_OUT_ENABLE_ENABLEBIT_LBN 24
8500 #define MC_CMD_MUM_IN_GPIO_OP_OUT_ENABLE_ENABLEBIT_WIDTH 8
8501
8502 /* MC_CMD_MUM_IN_READ_SENSORS msgrequest */
8503 #define MC_CMD_MUM_IN_READ_SENSORS_LEN 8
8504 /* MUM cmd header */
8505 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
8506 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
8507 #define MC_CMD_MUM_IN_READ_SENSORS_PARAMS_OFST 4
8508 #define MC_CMD_MUM_IN_READ_SENSORS_PARAMS_LEN 4
8509 #define MC_CMD_MUM_IN_READ_SENSORS_SENSOR_ID_OFST 4
8510 #define MC_CMD_MUM_IN_READ_SENSORS_SENSOR_ID_LBN 0
8511 #define MC_CMD_MUM_IN_READ_SENSORS_SENSOR_ID_WIDTH 8
8512 #define MC_CMD_MUM_IN_READ_SENSORS_NUM_SENSORS_OFST 4
8513 #define MC_CMD_MUM_IN_READ_SENSORS_NUM_SENSORS_LBN 8
8514 #define MC_CMD_MUM_IN_READ_SENSORS_NUM_SENSORS_WIDTH 8
8515
8516 /* MC_CMD_MUM_IN_PROGRAM_CLOCKS msgrequest */
8517 #define MC_CMD_MUM_IN_PROGRAM_CLOCKS_LEN 12
8518 /* MUM cmd header */
8519 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
8520 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
8521 /* Bit-mask of clocks to be programmed */
8522 #define MC_CMD_MUM_IN_PROGRAM_CLOCKS_MASK_OFST 4
8523 #define MC_CMD_MUM_IN_PROGRAM_CLOCKS_MASK_LEN 4
8524 #define MC_CMD_MUM_CLOCK_ID_FPGA 0x0 /* enum */
8525 #define MC_CMD_MUM_CLOCK_ID_DDR 0x1 /* enum */
8526 #define MC_CMD_MUM_CLOCK_ID_NIC 0x2 /* enum */
8527 /* Control flags for clock programming */
8528 #define MC_CMD_MUM_IN_PROGRAM_CLOCKS_FLAGS_OFST 8
8529 #define MC_CMD_MUM_IN_PROGRAM_CLOCKS_FLAGS_LEN 4
8530 #define MC_CMD_MUM_IN_PROGRAM_CLOCKS_OVERCLOCK_110_OFST 8
8531 #define MC_CMD_MUM_IN_PROGRAM_CLOCKS_OVERCLOCK_110_LBN 0
8532 #define MC_CMD_MUM_IN_PROGRAM_CLOCKS_OVERCLOCK_110_WIDTH 1
8533 #define MC_CMD_MUM_IN_PROGRAM_CLOCKS_CLOCK_NIC_FROM_FPGA_OFST 8
8534 #define MC_CMD_MUM_IN_PROGRAM_CLOCKS_CLOCK_NIC_FROM_FPGA_LBN 1
8535 #define MC_CMD_MUM_IN_PROGRAM_CLOCKS_CLOCK_NIC_FROM_FPGA_WIDTH 1
8536 #define MC_CMD_MUM_IN_PROGRAM_CLOCKS_CLOCK_REF_FROM_XO_OFST 8
8537 #define MC_CMD_MUM_IN_PROGRAM_CLOCKS_CLOCK_REF_FROM_XO_LBN 2
8538 #define MC_CMD_MUM_IN_PROGRAM_CLOCKS_CLOCK_REF_FROM_XO_WIDTH 1
8539
8540 /* MC_CMD_MUM_IN_FPGA_LOAD msgrequest */
8541 #define MC_CMD_MUM_IN_FPGA_LOAD_LEN 8
8542 /* MUM cmd header */
8543 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
8544 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
8545 /* Enable/Disable FPGA config from flash */
8546 #define MC_CMD_MUM_IN_FPGA_LOAD_ENABLE_OFST 4
8547 #define MC_CMD_MUM_IN_FPGA_LOAD_ENABLE_LEN 4
8548
8549 /* MC_CMD_MUM_IN_READ_ATB_SENSOR msgrequest */
8550 #define MC_CMD_MUM_IN_READ_ATB_SENSOR_LEN 4
8551 /* MUM cmd header */
8552 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
8553 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
8554
8555 /* MC_CMD_MUM_IN_QSFP msgrequest */
8556 #define MC_CMD_MUM_IN_QSFP_LEN 12
8557 /* MUM cmd header */
8558 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
8559 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
8560 #define MC_CMD_MUM_IN_QSFP_HDR_OFST 4
8561 #define MC_CMD_MUM_IN_QSFP_HDR_LEN 4
8562 #define MC_CMD_MUM_IN_QSFP_OPCODE_OFST 4
8563 #define MC_CMD_MUM_IN_QSFP_OPCODE_LBN 0
8564 #define MC_CMD_MUM_IN_QSFP_OPCODE_WIDTH 4
8565 #define MC_CMD_MUM_IN_QSFP_INIT 0x0 /* enum */
8566 #define MC_CMD_MUM_IN_QSFP_RECONFIGURE 0x1 /* enum */
8567 #define MC_CMD_MUM_IN_QSFP_GET_SUPPORTED_CAP 0x2 /* enum */
8568 #define MC_CMD_MUM_IN_QSFP_GET_MEDIA_INFO 0x3 /* enum */
8569 #define MC_CMD_MUM_IN_QSFP_FILL_STATS 0x4 /* enum */
8570 #define MC_CMD_MUM_IN_QSFP_POLL_BIST 0x5 /* enum */
8571 #define MC_CMD_MUM_IN_QSFP_IDX_OFST 8
8572 #define MC_CMD_MUM_IN_QSFP_IDX_LEN 4
8573
8574 /* MC_CMD_MUM_IN_QSFP_INIT msgrequest */
8575 #define MC_CMD_MUM_IN_QSFP_INIT_LEN 16
8576 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
8577 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
8578 #define MC_CMD_MUM_IN_QSFP_INIT_HDR_OFST 4
8579 #define MC_CMD_MUM_IN_QSFP_INIT_HDR_LEN 4
8580 #define MC_CMD_MUM_IN_QSFP_INIT_IDX_OFST 8
8581 #define MC_CMD_MUM_IN_QSFP_INIT_IDX_LEN 4
8582 #define MC_CMD_MUM_IN_QSFP_INIT_CAGE_OFST 12
8583 #define MC_CMD_MUM_IN_QSFP_INIT_CAGE_LEN 4
8584
8585 /* MC_CMD_MUM_IN_QSFP_RECONFIGURE msgrequest */
8586 #define MC_CMD_MUM_IN_QSFP_RECONFIGURE_LEN 24
8587 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
8588 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
8589 #define MC_CMD_MUM_IN_QSFP_RECONFIGURE_HDR_OFST 4
8590 #define MC_CMD_MUM_IN_QSFP_RECONFIGURE_HDR_LEN 4
8591 #define MC_CMD_MUM_IN_QSFP_RECONFIGURE_IDX_OFST 8
8592 #define MC_CMD_MUM_IN_QSFP_RECONFIGURE_IDX_LEN 4
8593 #define MC_CMD_MUM_IN_QSFP_RECONFIGURE_TX_DISABLE_OFST 12
8594 #define MC_CMD_MUM_IN_QSFP_RECONFIGURE_TX_DISABLE_LEN 4
8595 #define MC_CMD_MUM_IN_QSFP_RECONFIGURE_PORT_LANES_OFST 16
8596 #define MC_CMD_MUM_IN_QSFP_RECONFIGURE_PORT_LANES_LEN 4
8597 #define MC_CMD_MUM_IN_QSFP_RECONFIGURE_PORT_LINK_SPEED_OFST 20
8598 #define MC_CMD_MUM_IN_QSFP_RECONFIGURE_PORT_LINK_SPEED_LEN 4
8599
8600 /* MC_CMD_MUM_IN_QSFP_GET_SUPPORTED_CAP msgrequest */
8601 #define MC_CMD_MUM_IN_QSFP_GET_SUPPORTED_CAP_LEN 12
8602 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
8603 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
8604 #define MC_CMD_MUM_IN_QSFP_GET_SUPPORTED_CAP_HDR_OFST 4
8605 #define MC_CMD_MUM_IN_QSFP_GET_SUPPORTED_CAP_HDR_LEN 4
8606 #define MC_CMD_MUM_IN_QSFP_GET_SUPPORTED_CAP_IDX_OFST 8
8607 #define MC_CMD_MUM_IN_QSFP_GET_SUPPORTED_CAP_IDX_LEN 4
8608
8609 /* MC_CMD_MUM_IN_QSFP_GET_MEDIA_INFO msgrequest */
8610 #define MC_CMD_MUM_IN_QSFP_GET_MEDIA_INFO_LEN 16
8611 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
8612 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
8613 #define MC_CMD_MUM_IN_QSFP_GET_MEDIA_INFO_HDR_OFST 4
8614 #define MC_CMD_MUM_IN_QSFP_GET_MEDIA_INFO_HDR_LEN 4
8615 #define MC_CMD_MUM_IN_QSFP_GET_MEDIA_INFO_IDX_OFST 8
8616 #define MC_CMD_MUM_IN_QSFP_GET_MEDIA_INFO_IDX_LEN 4
8617 #define MC_CMD_MUM_IN_QSFP_GET_MEDIA_INFO_PAGE_OFST 12
8618 #define MC_CMD_MUM_IN_QSFP_GET_MEDIA_INFO_PAGE_LEN 4
8619
8620 /* MC_CMD_MUM_IN_QSFP_FILL_STATS msgrequest */
8621 #define MC_CMD_MUM_IN_QSFP_FILL_STATS_LEN 12
8622 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
8623 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
8624 #define MC_CMD_MUM_IN_QSFP_FILL_STATS_HDR_OFST 4
8625 #define MC_CMD_MUM_IN_QSFP_FILL_STATS_HDR_LEN 4
8626 #define MC_CMD_MUM_IN_QSFP_FILL_STATS_IDX_OFST 8
8627 #define MC_CMD_MUM_IN_QSFP_FILL_STATS_IDX_LEN 4
8628
8629 /* MC_CMD_MUM_IN_QSFP_POLL_BIST msgrequest */
8630 #define MC_CMD_MUM_IN_QSFP_POLL_BIST_LEN 12
8631 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
8632 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
8633 #define MC_CMD_MUM_IN_QSFP_POLL_BIST_HDR_OFST 4
8634 #define MC_CMD_MUM_IN_QSFP_POLL_BIST_HDR_LEN 4
8635 #define MC_CMD_MUM_IN_QSFP_POLL_BIST_IDX_OFST 8
8636 #define MC_CMD_MUM_IN_QSFP_POLL_BIST_IDX_LEN 4
8637
8638 /* MC_CMD_MUM_IN_READ_DDR_INFO msgrequest */
8639 #define MC_CMD_MUM_IN_READ_DDR_INFO_LEN 4
8640 /* MUM cmd header */
8641 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
8642 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
8643
8644 /* MC_CMD_MUM_OUT msgresponse */
8645 #define MC_CMD_MUM_OUT_LEN 0
8646
8647 /* MC_CMD_MUM_OUT_NULL msgresponse */
8648 #define MC_CMD_MUM_OUT_NULL_LEN 0
8649
8650 /* MC_CMD_MUM_OUT_GET_VERSION msgresponse */
8651 #define MC_CMD_MUM_OUT_GET_VERSION_LEN 12
8652 #define MC_CMD_MUM_OUT_GET_VERSION_FIRMWARE_OFST 0
8653 #define MC_CMD_MUM_OUT_GET_VERSION_FIRMWARE_LEN 4
8654 #define MC_CMD_MUM_OUT_GET_VERSION_VERSION_OFST 4
8655 #define MC_CMD_MUM_OUT_GET_VERSION_VERSION_LEN 8
8656 #define MC_CMD_MUM_OUT_GET_VERSION_VERSION_LO_OFST 4
8657 #define MC_CMD_MUM_OUT_GET_VERSION_VERSION_LO_LEN 4
8658 #define MC_CMD_MUM_OUT_GET_VERSION_VERSION_LO_LBN 32
8659 #define MC_CMD_MUM_OUT_GET_VERSION_VERSION_LO_WIDTH 32
8660 #define MC_CMD_MUM_OUT_GET_VERSION_VERSION_HI_OFST 8
8661 #define MC_CMD_MUM_OUT_GET_VERSION_VERSION_HI_LEN 4
8662 #define MC_CMD_MUM_OUT_GET_VERSION_VERSION_HI_LBN 64
8663 #define MC_CMD_MUM_OUT_GET_VERSION_VERSION_HI_WIDTH 32
8664
8665 /* MC_CMD_MUM_OUT_RAW_CMD msgresponse */
8666 #define MC_CMD_MUM_OUT_RAW_CMD_LENMIN 1
8667 #define MC_CMD_MUM_OUT_RAW_CMD_LENMAX 252
8668 #define MC_CMD_MUM_OUT_RAW_CMD_LENMAX_MCDI2 1020
8669 #define MC_CMD_MUM_OUT_RAW_CMD_LEN(num) (0+1*(num))
8670 #define MC_CMD_MUM_OUT_RAW_CMD_DATA_NUM(len) (((len)-0)/1)
8671 /* returned data */
8672 #define MC_CMD_MUM_OUT_RAW_CMD_DATA_OFST 0
8673 #define MC_CMD_MUM_OUT_RAW_CMD_DATA_LEN 1
8674 #define MC_CMD_MUM_OUT_RAW_CMD_DATA_MINNUM 1
8675 #define MC_CMD_MUM_OUT_RAW_CMD_DATA_MAXNUM 252
8676 #define MC_CMD_MUM_OUT_RAW_CMD_DATA_MAXNUM_MCDI2 1020
8677
8678 /* MC_CMD_MUM_OUT_READ msgresponse */
8679 #define MC_CMD_MUM_OUT_READ_LENMIN 4
8680 #define MC_CMD_MUM_OUT_READ_LENMAX 252
8681 #define MC_CMD_MUM_OUT_READ_LENMAX_MCDI2 1020
8682 #define MC_CMD_MUM_OUT_READ_LEN(num) (0+4*(num))
8683 #define MC_CMD_MUM_OUT_READ_BUFFER_NUM(len) (((len)-0)/4)
8684 #define MC_CMD_MUM_OUT_READ_BUFFER_OFST 0
8685 #define MC_CMD_MUM_OUT_READ_BUFFER_LEN 4
8686 #define MC_CMD_MUM_OUT_READ_BUFFER_MINNUM 1
8687 #define MC_CMD_MUM_OUT_READ_BUFFER_MAXNUM 63
8688 #define MC_CMD_MUM_OUT_READ_BUFFER_MAXNUM_MCDI2 255
8689
8690 /* MC_CMD_MUM_OUT_WRITE msgresponse */
8691 #define MC_CMD_MUM_OUT_WRITE_LEN 0
8692
8693 /* MC_CMD_MUM_OUT_LOG msgresponse */
8694 #define MC_CMD_MUM_OUT_LOG_LEN 0
8695
8696 /* MC_CMD_MUM_OUT_LOG_OP_UART msgresponse */
8697 #define MC_CMD_MUM_OUT_LOG_OP_UART_LEN 0
8698
8699 /* MC_CMD_MUM_OUT_GPIO_IN_READ msgresponse */
8700 #define MC_CMD_MUM_OUT_GPIO_IN_READ_LEN 8
8701 /* The first 32-bit word read from the GPIO IN register. */
8702 #define MC_CMD_MUM_OUT_GPIO_IN_READ_GPIOMASK1_OFST 0
8703 #define MC_CMD_MUM_OUT_GPIO_IN_READ_GPIOMASK1_LEN 4
8704 /* The second 32-bit word read from the GPIO IN register. */
8705 #define MC_CMD_MUM_OUT_GPIO_IN_READ_GPIOMASK2_OFST 4
8706 #define MC_CMD_MUM_OUT_GPIO_IN_READ_GPIOMASK2_LEN 4
8707
8708 /* MC_CMD_MUM_OUT_GPIO_OUT_WRITE msgresponse */
8709 #define MC_CMD_MUM_OUT_GPIO_OUT_WRITE_LEN 0
8710
8711 /* MC_CMD_MUM_OUT_GPIO_OUT_READ msgresponse */
8712 #define MC_CMD_MUM_OUT_GPIO_OUT_READ_LEN 8
8713 /* The first 32-bit word read from the GPIO OUT register. */
8714 #define MC_CMD_MUM_OUT_GPIO_OUT_READ_GPIOMASK1_OFST 0
8715 #define MC_CMD_MUM_OUT_GPIO_OUT_READ_GPIOMASK1_LEN 4
8716 /* The second 32-bit word read from the GPIO OUT register. */
8717 #define MC_CMD_MUM_OUT_GPIO_OUT_READ_GPIOMASK2_OFST 4
8718 #define MC_CMD_MUM_OUT_GPIO_OUT_READ_GPIOMASK2_LEN 4
8719
8720 /* MC_CMD_MUM_OUT_GPIO_OUT_ENABLE_WRITE msgresponse */
8721 #define MC_CMD_MUM_OUT_GPIO_OUT_ENABLE_WRITE_LEN 0
8722
8723 /* MC_CMD_MUM_OUT_GPIO_OUT_ENABLE_READ msgresponse */
8724 #define MC_CMD_MUM_OUT_GPIO_OUT_ENABLE_READ_LEN 8
8725 #define MC_CMD_MUM_OUT_GPIO_OUT_ENABLE_READ_GPIOMASK1_OFST 0
8726 #define MC_CMD_MUM_OUT_GPIO_OUT_ENABLE_READ_GPIOMASK1_LEN 4
8727 #define MC_CMD_MUM_OUT_GPIO_OUT_ENABLE_READ_GPIOMASK2_OFST 4
8728 #define MC_CMD_MUM_OUT_GPIO_OUT_ENABLE_READ_GPIOMASK2_LEN 4
8729
8730 /* MC_CMD_MUM_OUT_GPIO_OP_OUT_READ msgresponse */
8731 #define MC_CMD_MUM_OUT_GPIO_OP_OUT_READ_LEN 4
8732 #define MC_CMD_MUM_OUT_GPIO_OP_OUT_READ_BIT_READ_OFST 0
8733 #define MC_CMD_MUM_OUT_GPIO_OP_OUT_READ_BIT_READ_LEN 4
8734
8735 /* MC_CMD_MUM_OUT_GPIO_OP_OUT_WRITE msgresponse */
8736 #define MC_CMD_MUM_OUT_GPIO_OP_OUT_WRITE_LEN 0
8737
8738 /* MC_CMD_MUM_OUT_GPIO_OP_OUT_CONFIG msgresponse */
8739 #define MC_CMD_MUM_OUT_GPIO_OP_OUT_CONFIG_LEN 0
8740
8741 /* MC_CMD_MUM_OUT_GPIO_OP_OUT_ENABLE msgresponse */
8742 #define MC_CMD_MUM_OUT_GPIO_OP_OUT_ENABLE_LEN 0
8743
8744 /* MC_CMD_MUM_OUT_READ_SENSORS msgresponse */
8745 #define MC_CMD_MUM_OUT_READ_SENSORS_LENMIN 4
8746 #define MC_CMD_MUM_OUT_READ_SENSORS_LENMAX 252
8747 #define MC_CMD_MUM_OUT_READ_SENSORS_LENMAX_MCDI2 1020
8748 #define MC_CMD_MUM_OUT_READ_SENSORS_LEN(num) (0+4*(num))
8749 #define MC_CMD_MUM_OUT_READ_SENSORS_DATA_NUM(len) (((len)-0)/4)
8750 #define MC_CMD_MUM_OUT_READ_SENSORS_DATA_OFST 0
8751 #define MC_CMD_MUM_OUT_READ_SENSORS_DATA_LEN 4
8752 #define MC_CMD_MUM_OUT_READ_SENSORS_DATA_MINNUM 1
8753 #define MC_CMD_MUM_OUT_READ_SENSORS_DATA_MAXNUM 63
8754 #define MC_CMD_MUM_OUT_READ_SENSORS_DATA_MAXNUM_MCDI2 255
8755 #define MC_CMD_MUM_OUT_READ_SENSORS_READING_OFST 0
8756 #define MC_CMD_MUM_OUT_READ_SENSORS_READING_LBN 0
8757 #define MC_CMD_MUM_OUT_READ_SENSORS_READING_WIDTH 16
8758 #define MC_CMD_MUM_OUT_READ_SENSORS_STATE_OFST 0
8759 #define MC_CMD_MUM_OUT_READ_SENSORS_STATE_LBN 16
8760 #define MC_CMD_MUM_OUT_READ_SENSORS_STATE_WIDTH 8
8761 #define MC_CMD_MUM_OUT_READ_SENSORS_TYPE_OFST 0
8762 #define MC_CMD_MUM_OUT_READ_SENSORS_TYPE_LBN 24
8763 #define MC_CMD_MUM_OUT_READ_SENSORS_TYPE_WIDTH 8
8764
8765 /* MC_CMD_MUM_OUT_PROGRAM_CLOCKS msgresponse */
8766 #define MC_CMD_MUM_OUT_PROGRAM_CLOCKS_LEN 4
8767 #define MC_CMD_MUM_OUT_PROGRAM_CLOCKS_OK_MASK_OFST 0
8768 #define MC_CMD_MUM_OUT_PROGRAM_CLOCKS_OK_MASK_LEN 4
8769
8770 /* MC_CMD_MUM_OUT_FPGA_LOAD msgresponse */
8771 #define MC_CMD_MUM_OUT_FPGA_LOAD_LEN 0
8772
8773 /* MC_CMD_MUM_OUT_READ_ATB_SENSOR msgresponse */
8774 #define MC_CMD_MUM_OUT_READ_ATB_SENSOR_LEN 4
8775 #define MC_CMD_MUM_OUT_READ_ATB_SENSOR_RESULT_OFST 0
8776 #define MC_CMD_MUM_OUT_READ_ATB_SENSOR_RESULT_LEN 4
8777
8778 /* MC_CMD_MUM_OUT_QSFP_INIT msgresponse */
8779 #define MC_CMD_MUM_OUT_QSFP_INIT_LEN 0
8780
8781 /* MC_CMD_MUM_OUT_QSFP_RECONFIGURE msgresponse */
8782 #define MC_CMD_MUM_OUT_QSFP_RECONFIGURE_LEN 8
8783 #define MC_CMD_MUM_OUT_QSFP_RECONFIGURE_PORT_PHY_LP_CAP_OFST 0
8784 #define MC_CMD_MUM_OUT_QSFP_RECONFIGURE_PORT_PHY_LP_CAP_LEN 4
8785 #define MC_CMD_MUM_OUT_QSFP_RECONFIGURE_PORT_PHY_FLAGS_OFST 4
8786 #define MC_CMD_MUM_OUT_QSFP_RECONFIGURE_PORT_PHY_FLAGS_LEN 4
8787 #define MC_CMD_MUM_OUT_QSFP_RECONFIGURE_PORT_PHY_READY_OFST 4
8788 #define MC_CMD_MUM_OUT_QSFP_RECONFIGURE_PORT_PHY_READY_LBN 0
8789 #define MC_CMD_MUM_OUT_QSFP_RECONFIGURE_PORT_PHY_READY_WIDTH 1
8790 #define MC_CMD_MUM_OUT_QSFP_RECONFIGURE_PORT_PHY_LINK_UP_OFST 4
8791 #define MC_CMD_MUM_OUT_QSFP_RECONFIGURE_PORT_PHY_LINK_UP_LBN 1
8792 #define MC_CMD_MUM_OUT_QSFP_RECONFIGURE_PORT_PHY_LINK_UP_WIDTH 1
8793
8794 /* MC_CMD_MUM_OUT_QSFP_GET_SUPPORTED_CAP msgresponse */
8795 #define MC_CMD_MUM_OUT_QSFP_GET_SUPPORTED_CAP_LEN 4
8796 #define MC_CMD_MUM_OUT_QSFP_GET_SUPPORTED_CAP_PORT_PHY_LP_CAP_OFST 0
8797 #define MC_CMD_MUM_OUT_QSFP_GET_SUPPORTED_CAP_PORT_PHY_LP_CAP_LEN 4
8798
8799 /* MC_CMD_MUM_OUT_QSFP_GET_MEDIA_INFO msgresponse */
8800 #define MC_CMD_MUM_OUT_QSFP_GET_MEDIA_INFO_LENMIN 5
8801 #define MC_CMD_MUM_OUT_QSFP_GET_MEDIA_INFO_LENMAX 252
8802 #define MC_CMD_MUM_OUT_QSFP_GET_MEDIA_INFO_LENMAX_MCDI2 1020
8803 #define MC_CMD_MUM_OUT_QSFP_GET_MEDIA_INFO_LEN(num) (4+1*(num))
8804 #define MC_CMD_MUM_OUT_QSFP_GET_MEDIA_INFO_DATA_NUM(len) (((len)-4)/1)
8805 /* in bytes */
8806 #define MC_CMD_MUM_OUT_QSFP_GET_MEDIA_INFO_DATALEN_OFST 0
8807 #define MC_CMD_MUM_OUT_QSFP_GET_MEDIA_INFO_DATALEN_LEN 4
8808 #define MC_CMD_MUM_OUT_QSFP_GET_MEDIA_INFO_DATA_OFST 4
8809 #define MC_CMD_MUM_OUT_QSFP_GET_MEDIA_INFO_DATA_LEN 1
8810 #define MC_CMD_MUM_OUT_QSFP_GET_MEDIA_INFO_DATA_MINNUM 1
8811 #define MC_CMD_MUM_OUT_QSFP_GET_MEDIA_INFO_DATA_MAXNUM 248
8812 #define MC_CMD_MUM_OUT_QSFP_GET_MEDIA_INFO_DATA_MAXNUM_MCDI2 1016
8813
8814 /* MC_CMD_MUM_OUT_QSFP_FILL_STATS msgresponse */
8815 #define MC_CMD_MUM_OUT_QSFP_FILL_STATS_LEN 8
8816 #define MC_CMD_MUM_OUT_QSFP_FILL_STATS_PORT_PHY_STATS_PMA_PMD_LINK_UP_OFST 0
8817 #define MC_CMD_MUM_OUT_QSFP_FILL_STATS_PORT_PHY_STATS_PMA_PMD_LINK_UP_LEN 4
8818 #define MC_CMD_MUM_OUT_QSFP_FILL_STATS_PORT_PHY_STATS_PCS_LINK_UP_OFST 4
8819 #define MC_CMD_MUM_OUT_QSFP_FILL_STATS_PORT_PHY_STATS_PCS_LINK_UP_LEN 4
8820
8821 /* MC_CMD_MUM_OUT_QSFP_POLL_BIST msgresponse */
8822 #define MC_CMD_MUM_OUT_QSFP_POLL_BIST_LEN 4
8823 #define MC_CMD_MUM_OUT_QSFP_POLL_BIST_TEST_OFST 0
8824 #define MC_CMD_MUM_OUT_QSFP_POLL_BIST_TEST_LEN 4
8825
8826 /* MC_CMD_MUM_OUT_READ_DDR_INFO msgresponse */
8827 #define MC_CMD_MUM_OUT_READ_DDR_INFO_LENMIN 24
8828 #define MC_CMD_MUM_OUT_READ_DDR_INFO_LENMAX 248
8829 #define MC_CMD_MUM_OUT_READ_DDR_INFO_LENMAX_MCDI2 1016
8830 #define MC_CMD_MUM_OUT_READ_DDR_INFO_LEN(num) (8+8*(num))
8831 #define MC_CMD_MUM_OUT_READ_DDR_INFO_SODIMM_INFO_RECORD_NUM(len) (((len)-8)/8)
8832 /* Discrete (soldered) DDR resistor strap info */
8833 #define MC_CMD_MUM_OUT_READ_DDR_INFO_DISCRETE_DDR_INFO_OFST 0
8834 #define MC_CMD_MUM_OUT_READ_DDR_INFO_DISCRETE_DDR_INFO_LEN 4
8835 #define MC_CMD_MUM_OUT_READ_DDR_INFO_VRATIO_OFST 0
8836 #define MC_CMD_MUM_OUT_READ_DDR_INFO_VRATIO_LBN 0
8837 #define MC_CMD_MUM_OUT_READ_DDR_INFO_VRATIO_WIDTH 16
8838 #define MC_CMD_MUM_OUT_READ_DDR_INFO_RESERVED1_OFST 0
8839 #define MC_CMD_MUM_OUT_READ_DDR_INFO_RESERVED1_LBN 16
8840 #define MC_CMD_MUM_OUT_READ_DDR_INFO_RESERVED1_WIDTH 16
8841 /* Number of SODIMM info records */
8842 #define MC_CMD_MUM_OUT_READ_DDR_INFO_NUM_RECORDS_OFST 4
8843 #define MC_CMD_MUM_OUT_READ_DDR_INFO_NUM_RECORDS_LEN 4
8844 /* Array of SODIMM info records */
8845 #define MC_CMD_MUM_OUT_READ_DDR_INFO_SODIMM_INFO_RECORD_OFST 8
8846 #define MC_CMD_MUM_OUT_READ_DDR_INFO_SODIMM_INFO_RECORD_LEN 8
8847 #define MC_CMD_MUM_OUT_READ_DDR_INFO_SODIMM_INFO_RECORD_LO_OFST 8
8848 #define MC_CMD_MUM_OUT_READ_DDR_INFO_SODIMM_INFO_RECORD_LO_LEN 4
8849 #define MC_CMD_MUM_OUT_READ_DDR_INFO_SODIMM_INFO_RECORD_LO_LBN 64
8850 #define MC_CMD_MUM_OUT_READ_DDR_INFO_SODIMM_INFO_RECORD_LO_WIDTH 32
8851 #define MC_CMD_MUM_OUT_READ_DDR_INFO_SODIMM_INFO_RECORD_HI_OFST 12
8852 #define MC_CMD_MUM_OUT_READ_DDR_INFO_SODIMM_INFO_RECORD_HI_LEN 4
8853 #define MC_CMD_MUM_OUT_READ_DDR_INFO_SODIMM_INFO_RECORD_HI_LBN 96
8854 #define MC_CMD_MUM_OUT_READ_DDR_INFO_SODIMM_INFO_RECORD_HI_WIDTH 32
8855 #define MC_CMD_MUM_OUT_READ_DDR_INFO_SODIMM_INFO_RECORD_MINNUM 2
8856 #define MC_CMD_MUM_OUT_READ_DDR_INFO_SODIMM_INFO_RECORD_MAXNUM 30
8857 #define MC_CMD_MUM_OUT_READ_DDR_INFO_SODIMM_INFO_RECORD_MAXNUM_MCDI2 126
8858 #define MC_CMD_MUM_OUT_READ_DDR_INFO_BANK_ID_OFST 8
8859 #define MC_CMD_MUM_OUT_READ_DDR_INFO_BANK_ID_LBN 0
8860 #define MC_CMD_MUM_OUT_READ_DDR_INFO_BANK_ID_WIDTH 8
8861 /* enum: SODIMM bank 1 (Top SODIMM for Sorrento) */
8862 #define MC_CMD_MUM_OUT_READ_DDR_INFO_BANK1 0x0
8863 /* enum: SODIMM bank 2 (Bottom SODDIMM for Sorrento) */
8864 #define MC_CMD_MUM_OUT_READ_DDR_INFO_BANK2 0x1
8865 /* enum: Total number of SODIMM banks */
8866 #define MC_CMD_MUM_OUT_READ_DDR_INFO_NUM_BANKS 0x2
8867 #define MC_CMD_MUM_OUT_READ_DDR_INFO_TYPE_OFST 8
8868 #define MC_CMD_MUM_OUT_READ_DDR_INFO_TYPE_LBN 8
8869 #define MC_CMD_MUM_OUT_READ_DDR_INFO_TYPE_WIDTH 8
8870 #define MC_CMD_MUM_OUT_READ_DDR_INFO_RANK_OFST 8
8871 #define MC_CMD_MUM_OUT_READ_DDR_INFO_RANK_LBN 16
8872 #define MC_CMD_MUM_OUT_READ_DDR_INFO_RANK_WIDTH 4
8873 #define MC_CMD_MUM_OUT_READ_DDR_INFO_VOLTAGE_OFST 8
8874 #define MC_CMD_MUM_OUT_READ_DDR_INFO_VOLTAGE_LBN 20
8875 #define MC_CMD_MUM_OUT_READ_DDR_INFO_VOLTAGE_WIDTH 4
8876 #define MC_CMD_MUM_OUT_READ_DDR_INFO_NOT_POWERED 0x0 /* enum */
8877 #define MC_CMD_MUM_OUT_READ_DDR_INFO_1V25 0x1 /* enum */
8878 #define MC_CMD_MUM_OUT_READ_DDR_INFO_1V35 0x2 /* enum */
8879 #define MC_CMD_MUM_OUT_READ_DDR_INFO_1V5 0x3 /* enum */
8880 /* enum: Values 5-15 are reserved for future usage */
8881 #define MC_CMD_MUM_OUT_READ_DDR_INFO_1V8 0x4
8882 #define MC_CMD_MUM_OUT_READ_DDR_INFO_SIZE_OFST 8
8883 #define MC_CMD_MUM_OUT_READ_DDR_INFO_SIZE_LBN 24
8884 #define MC_CMD_MUM_OUT_READ_DDR_INFO_SIZE_WIDTH 8
8885 #define MC_CMD_MUM_OUT_READ_DDR_INFO_SPEED_OFST 8
8886 #define MC_CMD_MUM_OUT_READ_DDR_INFO_SPEED_LBN 32
8887 #define MC_CMD_MUM_OUT_READ_DDR_INFO_SPEED_WIDTH 16
8888 #define MC_CMD_MUM_OUT_READ_DDR_INFO_STATE_OFST 8
8889 #define MC_CMD_MUM_OUT_READ_DDR_INFO_STATE_LBN 48
8890 #define MC_CMD_MUM_OUT_READ_DDR_INFO_STATE_WIDTH 4
8891 /* enum: No module present */
8892 #define MC_CMD_MUM_OUT_READ_DDR_INFO_ABSENT 0x0
8893 /* enum: Module present supported and powered on */
8894 #define MC_CMD_MUM_OUT_READ_DDR_INFO_PRESENT_POWERED 0x1
8895 /* enum: Module present but bad type */
8896 #define MC_CMD_MUM_OUT_READ_DDR_INFO_PRESENT_BAD_TYPE 0x2
8897 /* enum: Module present but incompatible voltage */
8898 #define MC_CMD_MUM_OUT_READ_DDR_INFO_PRESENT_BAD_VOLTAGE 0x3
8899 /* enum: Module present but unknown SPD */
8900 #define MC_CMD_MUM_OUT_READ_DDR_INFO_PRESENT_BAD_SPD 0x4
8901 /* enum: Module present but slot cannot support it */
8902 #define MC_CMD_MUM_OUT_READ_DDR_INFO_PRESENT_BAD_SLOT 0x5
8903 /* enum: Modules may or may not be present, but cannot establish contact by I2C
8904  */
8905 #define MC_CMD_MUM_OUT_READ_DDR_INFO_NOT_REACHABLE 0x6
8906 #define MC_CMD_MUM_OUT_READ_DDR_INFO_RESERVED2_OFST 8
8907 #define MC_CMD_MUM_OUT_READ_DDR_INFO_RESERVED2_LBN 52
8908 #define MC_CMD_MUM_OUT_READ_DDR_INFO_RESERVED2_WIDTH 12
8909
8910 /* MC_CMD_DYNAMIC_SENSORS_LIMITS structuredef: Set of sensor limits. This
8911  * should match the equivalent structure in the sensor_query SPHINX service.
8912  */
8913 #define MC_CMD_DYNAMIC_SENSORS_LIMITS_LEN 24
8914 /* A value below this will trigger a warning event. */
8915 #define MC_CMD_DYNAMIC_SENSORS_LIMITS_LO_WARNING_OFST 0
8916 #define MC_CMD_DYNAMIC_SENSORS_LIMITS_LO_WARNING_LEN 4
8917 #define MC_CMD_DYNAMIC_SENSORS_LIMITS_LO_WARNING_LBN 0
8918 #define MC_CMD_DYNAMIC_SENSORS_LIMITS_LO_WARNING_WIDTH 32
8919 /* A value below this will trigger a critical event. */
8920 #define MC_CMD_DYNAMIC_SENSORS_LIMITS_LO_CRITICAL_OFST 4
8921 #define MC_CMD_DYNAMIC_SENSORS_LIMITS_LO_CRITICAL_LEN 4
8922 #define MC_CMD_DYNAMIC_SENSORS_LIMITS_LO_CRITICAL_LBN 32
8923 #define MC_CMD_DYNAMIC_SENSORS_LIMITS_LO_CRITICAL_WIDTH 32
8924 /* A value below this will shut down the card. */
8925 #define MC_CMD_DYNAMIC_SENSORS_LIMITS_LO_FATAL_OFST 8
8926 #define MC_CMD_DYNAMIC_SENSORS_LIMITS_LO_FATAL_LEN 4
8927 #define MC_CMD_DYNAMIC_SENSORS_LIMITS_LO_FATAL_LBN 64
8928 #define MC_CMD_DYNAMIC_SENSORS_LIMITS_LO_FATAL_WIDTH 32
8929 /* A value above this will trigger a warning event. */
8930 #define MC_CMD_DYNAMIC_SENSORS_LIMITS_HI_WARNING_OFST 12
8931 #define MC_CMD_DYNAMIC_SENSORS_LIMITS_HI_WARNING_LEN 4
8932 #define MC_CMD_DYNAMIC_SENSORS_LIMITS_HI_WARNING_LBN 96
8933 #define MC_CMD_DYNAMIC_SENSORS_LIMITS_HI_WARNING_WIDTH 32
8934 /* A value above this will trigger a critical event. */
8935 #define MC_CMD_DYNAMIC_SENSORS_LIMITS_HI_CRITICAL_OFST 16
8936 #define MC_CMD_DYNAMIC_SENSORS_LIMITS_HI_CRITICAL_LEN 4
8937 #define MC_CMD_DYNAMIC_SENSORS_LIMITS_HI_CRITICAL_LBN 128
8938 #define MC_CMD_DYNAMIC_SENSORS_LIMITS_HI_CRITICAL_WIDTH 32
8939 /* A value above this will shut down the card. */
8940 #define MC_CMD_DYNAMIC_SENSORS_LIMITS_HI_FATAL_OFST 20
8941 #define MC_CMD_DYNAMIC_SENSORS_LIMITS_HI_FATAL_LEN 4
8942 #define MC_CMD_DYNAMIC_SENSORS_LIMITS_HI_FATAL_LBN 160
8943 #define MC_CMD_DYNAMIC_SENSORS_LIMITS_HI_FATAL_WIDTH 32
8944
8945 /* MC_CMD_DYNAMIC_SENSORS_DESCRIPTION structuredef: Description of a sensor.
8946  * This should match the equivalent structure in the sensor_query SPHINX
8947  * service.
8948  */
8949 #define MC_CMD_DYNAMIC_SENSORS_DESCRIPTION_LEN 64
8950 /* The handle used to identify the sensor in calls to
8951  * MC_CMD_DYNAMIC_SENSORS_GET_VALUES
8952  */
8953 #define MC_CMD_DYNAMIC_SENSORS_DESCRIPTION_HANDLE_OFST 0
8954 #define MC_CMD_DYNAMIC_SENSORS_DESCRIPTION_HANDLE_LEN 4
8955 #define MC_CMD_DYNAMIC_SENSORS_DESCRIPTION_HANDLE_LBN 0
8956 #define MC_CMD_DYNAMIC_SENSORS_DESCRIPTION_HANDLE_WIDTH 32
8957 /* A human-readable name for the sensor (zero terminated string, max 32 bytes)
8958  */
8959 #define MC_CMD_DYNAMIC_SENSORS_DESCRIPTION_NAME_OFST 4
8960 #define MC_CMD_DYNAMIC_SENSORS_DESCRIPTION_NAME_LEN 32
8961 #define MC_CMD_DYNAMIC_SENSORS_DESCRIPTION_NAME_LBN 32
8962 #define MC_CMD_DYNAMIC_SENSORS_DESCRIPTION_NAME_WIDTH 256
8963 /* The type of the sensor device, and by implication the unit of that the
8964  * values will be reported in
8965  */
8966 #define MC_CMD_DYNAMIC_SENSORS_DESCRIPTION_TYPE_OFST 36
8967 #define MC_CMD_DYNAMIC_SENSORS_DESCRIPTION_TYPE_LEN 4
8968 /* enum: A voltage sensor. Unit is mV */
8969 #define MC_CMD_DYNAMIC_SENSORS_DESCRIPTION_VOLTAGE 0x0
8970 /* enum: A current sensor. Unit is mA */
8971 #define MC_CMD_DYNAMIC_SENSORS_DESCRIPTION_CURRENT 0x1
8972 /* enum: A power sensor. Unit is mW */
8973 #define MC_CMD_DYNAMIC_SENSORS_DESCRIPTION_POWER 0x2
8974 /* enum: A temperature sensor. Unit is Celsius */
8975 #define MC_CMD_DYNAMIC_SENSORS_DESCRIPTION_TEMPERATURE 0x3
8976 /* enum: A cooling fan sensor. Unit is RPM */
8977 #define MC_CMD_DYNAMIC_SENSORS_DESCRIPTION_FAN 0x4
8978 #define MC_CMD_DYNAMIC_SENSORS_DESCRIPTION_TYPE_LBN 288
8979 #define MC_CMD_DYNAMIC_SENSORS_DESCRIPTION_TYPE_WIDTH 32
8980 /* A single MC_CMD_DYNAMIC_SENSORS_LIMITS structure */
8981 #define MC_CMD_DYNAMIC_SENSORS_DESCRIPTION_LIMITS_OFST 40
8982 #define MC_CMD_DYNAMIC_SENSORS_DESCRIPTION_LIMITS_LEN 24
8983 #define MC_CMD_DYNAMIC_SENSORS_DESCRIPTION_LIMITS_LBN 320
8984 #define MC_CMD_DYNAMIC_SENSORS_DESCRIPTION_LIMITS_WIDTH 192
8985
8986 /* MC_CMD_DYNAMIC_SENSORS_READING structuredef: State and value of a sensor.
8987  * This should match the equivalent structure in the sensor_query SPHINX
8988  * service.
8989  */
8990 #define MC_CMD_DYNAMIC_SENSORS_READING_LEN 12
8991 /* The handle used to identify the sensor */
8992 #define MC_CMD_DYNAMIC_SENSORS_READING_HANDLE_OFST 0
8993 #define MC_CMD_DYNAMIC_SENSORS_READING_HANDLE_LEN 4
8994 #define MC_CMD_DYNAMIC_SENSORS_READING_HANDLE_LBN 0
8995 #define MC_CMD_DYNAMIC_SENSORS_READING_HANDLE_WIDTH 32
8996 /* The current value of the sensor */
8997 #define MC_CMD_DYNAMIC_SENSORS_READING_VALUE_OFST 4
8998 #define MC_CMD_DYNAMIC_SENSORS_READING_VALUE_LEN 4
8999 #define MC_CMD_DYNAMIC_SENSORS_READING_VALUE_LBN 32
9000 #define MC_CMD_DYNAMIC_SENSORS_READING_VALUE_WIDTH 32
9001 /* The sensor's condition, e.g. good, broken or removed */
9002 #define MC_CMD_DYNAMIC_SENSORS_READING_STATE_OFST 8
9003 #define MC_CMD_DYNAMIC_SENSORS_READING_STATE_LEN 4
9004 /* enum: Sensor working normally within limits */
9005 #define MC_CMD_DYNAMIC_SENSORS_READING_OK 0x0
9006 /* enum: Warning threshold breached */
9007 #define MC_CMD_DYNAMIC_SENSORS_READING_WARNING 0x1
9008 /* enum: Critical threshold breached */
9009 #define MC_CMD_DYNAMIC_SENSORS_READING_CRITICAL 0x2
9010 /* enum: Fatal threshold breached */
9011 #define MC_CMD_DYNAMIC_SENSORS_READING_FATAL 0x3
9012 /* enum: Sensor not working */
9013 #define MC_CMD_DYNAMIC_SENSORS_READING_BROKEN 0x4
9014 /* enum: Sensor working but no reading available */
9015 #define MC_CMD_DYNAMIC_SENSORS_READING_NO_READING 0x5
9016 /* enum: Sensor initialization failed */
9017 #define MC_CMD_DYNAMIC_SENSORS_READING_INIT_FAILED 0x6
9018 #define MC_CMD_DYNAMIC_SENSORS_READING_STATE_LBN 64
9019 #define MC_CMD_DYNAMIC_SENSORS_READING_STATE_WIDTH 32
9020
9021
9022 /***********************************/
9023 /* MC_CMD_DYNAMIC_SENSORS_LIST
9024  * Return a complete list of handles for sensors currently managed by the MC,
9025  * and a generation count for this version of the sensor table. On systems
9026  * advertising the DYNAMIC_SENSORS capability bit, this replaces the
9027  * MC_CMD_READ_SENSORS command. On multi-MC systems this may include sensors
9028  * added by the NMC.
9029  *
9030  * Sensor handles are persistent for the lifetime of the sensor and are used to
9031  * identify sensors in MC_CMD_DYNAMIC_SENSORS_GET_DESCRIPTIONS and
9032  * MC_CMD_DYNAMIC_SENSORS_GET_VALUES.
9033  *
9034  * The generation count is maintained by the MC, is persistent across reboots
9035  * and will be incremented each time the sensor table is modified. When the
9036  * table is modified, a CODE_DYNAMIC_SENSORS_CHANGE event will be generated
9037  * containing the new generation count. The driver should compare this against
9038  * the current generation count, and if it is different, call
9039  * MC_CMD_DYNAMIC_SENSORS_LIST again to update it's copy of the sensor table.
9040  *
9041  * The sensor count is provided to allow a future path to supporting more than
9042  * MC_CMD_DYNAMIC_SENSORS_GET_READINGS_IN_HANDLES_MAXNUM_MCDI2 sensors, i.e.
9043  * the maximum number that will fit in a single response. As this is a fairly
9044  * large number (253) it is not anticipated that this will be needed in the
9045  * near future, so can currently be ignored.
9046  *
9047  * On Riverhead this command is implemented as a a wrapper for `list` in the
9048  * sensor_query SPHINX service.
9049  */
9050 #define MC_CMD_DYNAMIC_SENSORS_LIST 0x66
9051 #define MC_CMD_DYNAMIC_SENSORS_LIST_MSGSET 0x66
9052 #undef  MC_CMD_0x66_PRIVILEGE_CTG
9053
9054 #define MC_CMD_0x66_PRIVILEGE_CTG SRIOV_CTG_GENERAL
9055
9056 /* MC_CMD_DYNAMIC_SENSORS_LIST_IN msgrequest */
9057 #define MC_CMD_DYNAMIC_SENSORS_LIST_IN_LEN 0
9058
9059 /* MC_CMD_DYNAMIC_SENSORS_LIST_OUT msgresponse */
9060 #define MC_CMD_DYNAMIC_SENSORS_LIST_OUT_LENMIN 8
9061 #define MC_CMD_DYNAMIC_SENSORS_LIST_OUT_LENMAX 252
9062 #define MC_CMD_DYNAMIC_SENSORS_LIST_OUT_LENMAX_MCDI2 1020
9063 #define MC_CMD_DYNAMIC_SENSORS_LIST_OUT_LEN(num) (8+4*(num))
9064 #define MC_CMD_DYNAMIC_SENSORS_LIST_OUT_HANDLES_NUM(len) (((len)-8)/4)
9065 /* Generation count, which will be updated each time a sensor is added to or
9066  * removed from the MC sensor table.
9067  */
9068 #define MC_CMD_DYNAMIC_SENSORS_LIST_OUT_GENERATION_OFST 0
9069 #define MC_CMD_DYNAMIC_SENSORS_LIST_OUT_GENERATION_LEN 4
9070 /* Number of sensors managed by the MC. Note that in principle, this can be
9071  * larger than the size of the HANDLES array.
9072  */
9073 #define MC_CMD_DYNAMIC_SENSORS_LIST_OUT_COUNT_OFST 4
9074 #define MC_CMD_DYNAMIC_SENSORS_LIST_OUT_COUNT_LEN 4
9075 /* Array of sensor handles */
9076 #define MC_CMD_DYNAMIC_SENSORS_LIST_OUT_HANDLES_OFST 8
9077 #define MC_CMD_DYNAMIC_SENSORS_LIST_OUT_HANDLES_LEN 4
9078 #define MC_CMD_DYNAMIC_SENSORS_LIST_OUT_HANDLES_MINNUM 0
9079 #define MC_CMD_DYNAMIC_SENSORS_LIST_OUT_HANDLES_MAXNUM 61
9080 #define MC_CMD_DYNAMIC_SENSORS_LIST_OUT_HANDLES_MAXNUM_MCDI2 253
9081
9082
9083 /***********************************/
9084 /* MC_CMD_DYNAMIC_SENSORS_GET_DESCRIPTIONS
9085  * Get descriptions for a set of sensors, specified as an array of sensor
9086  * handles as returned by MC_CMD_DYNAMIC_SENSORS_LIST
9087  *
9088  * Any handles which do not correspond to a sensor currently managed by the MC
9089  * will be dropped from from the response. This may happen when a sensor table
9090  * update is in progress, and effectively means the set of usable sensors is
9091  * the intersection between the sets of sensors known to the driver and the MC.
9092  *
9093  * On Riverhead this command is implemented as a a wrapper for
9094  * `get_descriptions` in the sensor_query SPHINX service.
9095  */
9096 #define MC_CMD_DYNAMIC_SENSORS_GET_DESCRIPTIONS 0x67
9097 #define MC_CMD_DYNAMIC_SENSORS_GET_DESCRIPTIONS_MSGSET 0x67
9098 #undef  MC_CMD_0x67_PRIVILEGE_CTG
9099
9100 #define MC_CMD_0x67_PRIVILEGE_CTG SRIOV_CTG_GENERAL
9101
9102 /* MC_CMD_DYNAMIC_SENSORS_GET_DESCRIPTIONS_IN msgrequest */
9103 #define MC_CMD_DYNAMIC_SENSORS_GET_DESCRIPTIONS_IN_LENMIN 0
9104 #define MC_CMD_DYNAMIC_SENSORS_GET_DESCRIPTIONS_IN_LENMAX 252
9105 #define MC_CMD_DYNAMIC_SENSORS_GET_DESCRIPTIONS_IN_LENMAX_MCDI2 1020
9106 #define MC_CMD_DYNAMIC_SENSORS_GET_DESCRIPTIONS_IN_LEN(num) (0+4*(num))
9107 #define MC_CMD_DYNAMIC_SENSORS_GET_DESCRIPTIONS_IN_HANDLES_NUM(len) (((len)-0)/4)
9108 /* Array of sensor handles */
9109 #define MC_CMD_DYNAMIC_SENSORS_GET_DESCRIPTIONS_IN_HANDLES_OFST 0
9110 #define MC_CMD_DYNAMIC_SENSORS_GET_DESCRIPTIONS_IN_HANDLES_LEN 4
9111 #define MC_CMD_DYNAMIC_SENSORS_GET_DESCRIPTIONS_IN_HANDLES_MINNUM 0
9112 #define MC_CMD_DYNAMIC_SENSORS_GET_DESCRIPTIONS_IN_HANDLES_MAXNUM 63
9113 #define MC_CMD_DYNAMIC_SENSORS_GET_DESCRIPTIONS_IN_HANDLES_MAXNUM_MCDI2 255
9114
9115 /* MC_CMD_DYNAMIC_SENSORS_GET_DESCRIPTIONS_OUT msgresponse */
9116 #define MC_CMD_DYNAMIC_SENSORS_GET_DESCRIPTIONS_OUT_LENMIN 0
9117 #define MC_CMD_DYNAMIC_SENSORS_GET_DESCRIPTIONS_OUT_LENMAX 192
9118 #define MC_CMD_DYNAMIC_SENSORS_GET_DESCRIPTIONS_OUT_LENMAX_MCDI2 960
9119 #define MC_CMD_DYNAMIC_SENSORS_GET_DESCRIPTIONS_OUT_LEN(num) (0+64*(num))
9120 #define MC_CMD_DYNAMIC_SENSORS_GET_DESCRIPTIONS_OUT_SENSORS_NUM(len) (((len)-0)/64)
9121 /* Array of MC_CMD_DYNAMIC_SENSORS_DESCRIPTION structures */
9122 #define MC_CMD_DYNAMIC_SENSORS_GET_DESCRIPTIONS_OUT_SENSORS_OFST 0
9123 #define MC_CMD_DYNAMIC_SENSORS_GET_DESCRIPTIONS_OUT_SENSORS_LEN 64
9124 #define MC_CMD_DYNAMIC_SENSORS_GET_DESCRIPTIONS_OUT_SENSORS_MINNUM 0
9125 #define MC_CMD_DYNAMIC_SENSORS_GET_DESCRIPTIONS_OUT_SENSORS_MAXNUM 3
9126 #define MC_CMD_DYNAMIC_SENSORS_GET_DESCRIPTIONS_OUT_SENSORS_MAXNUM_MCDI2 15
9127
9128
9129 /***********************************/
9130 /* MC_CMD_DYNAMIC_SENSORS_GET_READINGS
9131  * Read the state and value for a set of sensors, specified as an array of
9132  * sensor handles as returned by MC_CMD_DYNAMIC_SENSORS_LIST.
9133  *
9134  * In the case of a broken sensor, then the state of the response's
9135  * MC_CMD_DYNAMIC_SENSORS_VALUE entry will be set to BROKEN, and any value
9136  * provided should be treated as erroneous.
9137  *
9138  * Any handles which do not correspond to a sensor currently managed by the MC
9139  * will be dropped from from the response. This may happen when a sensor table
9140  * update is in progress, and effectively means the set of usable sensors is
9141  * the intersection between the sets of sensors known to the driver and the MC.
9142  *
9143  * On Riverhead this command is implemented as a a wrapper for `get_readings`
9144  * in the sensor_query SPHINX service.
9145  */
9146 #define MC_CMD_DYNAMIC_SENSORS_GET_READINGS 0x68
9147 #define MC_CMD_DYNAMIC_SENSORS_GET_READINGS_MSGSET 0x68
9148 #undef  MC_CMD_0x68_PRIVILEGE_CTG
9149
9150 #define MC_CMD_0x68_PRIVILEGE_CTG SRIOV_CTG_GENERAL
9151
9152 /* MC_CMD_DYNAMIC_SENSORS_GET_READINGS_IN msgrequest */
9153 #define MC_CMD_DYNAMIC_SENSORS_GET_READINGS_IN_LENMIN 0
9154 #define MC_CMD_DYNAMIC_SENSORS_GET_READINGS_IN_LENMAX 252
9155 #define MC_CMD_DYNAMIC_SENSORS_GET_READINGS_IN_LENMAX_MCDI2 1020
9156 #define MC_CMD_DYNAMIC_SENSORS_GET_READINGS_IN_LEN(num) (0+4*(num))
9157 #define MC_CMD_DYNAMIC_SENSORS_GET_READINGS_IN_HANDLES_NUM(len) (((len)-0)/4)
9158 /* Array of sensor handles */
9159 #define MC_CMD_DYNAMIC_SENSORS_GET_READINGS_IN_HANDLES_OFST 0
9160 #define MC_CMD_DYNAMIC_SENSORS_GET_READINGS_IN_HANDLES_LEN 4
9161 #define MC_CMD_DYNAMIC_SENSORS_GET_READINGS_IN_HANDLES_MINNUM 0
9162 #define MC_CMD_DYNAMIC_SENSORS_GET_READINGS_IN_HANDLES_MAXNUM 63
9163 #define MC_CMD_DYNAMIC_SENSORS_GET_READINGS_IN_HANDLES_MAXNUM_MCDI2 255
9164
9165 /* MC_CMD_DYNAMIC_SENSORS_GET_READINGS_OUT msgresponse */
9166 #define MC_CMD_DYNAMIC_SENSORS_GET_READINGS_OUT_LENMIN 0
9167 #define MC_CMD_DYNAMIC_SENSORS_GET_READINGS_OUT_LENMAX 252
9168 #define MC_CMD_DYNAMIC_SENSORS_GET_READINGS_OUT_LENMAX_MCDI2 1020
9169 #define MC_CMD_DYNAMIC_SENSORS_GET_READINGS_OUT_LEN(num) (0+12*(num))
9170 #define MC_CMD_DYNAMIC_SENSORS_GET_READINGS_OUT_VALUES_NUM(len) (((len)-0)/12)
9171 /* Array of MC_CMD_DYNAMIC_SENSORS_READING structures */
9172 #define MC_CMD_DYNAMIC_SENSORS_GET_READINGS_OUT_VALUES_OFST 0
9173 #define MC_CMD_DYNAMIC_SENSORS_GET_READINGS_OUT_VALUES_LEN 12
9174 #define MC_CMD_DYNAMIC_SENSORS_GET_READINGS_OUT_VALUES_MINNUM 0
9175 #define MC_CMD_DYNAMIC_SENSORS_GET_READINGS_OUT_VALUES_MAXNUM 21
9176 #define MC_CMD_DYNAMIC_SENSORS_GET_READINGS_OUT_VALUES_MAXNUM_MCDI2 85
9177
9178
9179 /***********************************/
9180 /* MC_CMD_EVENT_CTRL
9181  * Configure which categories of unsolicited events the driver expects to
9182  * receive (Riverhead).
9183  */
9184 #define MC_CMD_EVENT_CTRL 0x69
9185 #define MC_CMD_EVENT_CTRL_MSGSET 0x69
9186 #undef  MC_CMD_0x69_PRIVILEGE_CTG
9187
9188 #define MC_CMD_0x69_PRIVILEGE_CTG SRIOV_CTG_GENERAL
9189
9190 /* MC_CMD_EVENT_CTRL_IN msgrequest */
9191 #define MC_CMD_EVENT_CTRL_IN_LENMIN 0
9192 #define MC_CMD_EVENT_CTRL_IN_LENMAX 252
9193 #define MC_CMD_EVENT_CTRL_IN_LENMAX_MCDI2 1020
9194 #define MC_CMD_EVENT_CTRL_IN_LEN(num) (0+4*(num))
9195 #define MC_CMD_EVENT_CTRL_IN_EVENT_TYPE_NUM(len) (((len)-0)/4)
9196 /* Array of event categories for which the driver wishes to receive events. */
9197 #define MC_CMD_EVENT_CTRL_IN_EVENT_TYPE_OFST 0
9198 #define MC_CMD_EVENT_CTRL_IN_EVENT_TYPE_LEN 4
9199 #define MC_CMD_EVENT_CTRL_IN_EVENT_TYPE_MINNUM 0
9200 #define MC_CMD_EVENT_CTRL_IN_EVENT_TYPE_MAXNUM 63
9201 #define MC_CMD_EVENT_CTRL_IN_EVENT_TYPE_MAXNUM_MCDI2 255
9202 /* enum: Driver wishes to receive LINKCHANGE events. */
9203 #define MC_CMD_EVENT_CTRL_IN_MCDI_EVENT_CODE_LINKCHANGE 0x0
9204 /* enum: Driver wishes to receive SENSOR_CHANGE and SENSOR_STATE_CHANGE events.
9205  */
9206 #define MC_CMD_EVENT_CTRL_IN_MCDI_EVENT_CODE_SENSOREVT 0x1
9207 /* enum: Driver wishes to receive receive errors. */
9208 #define MC_CMD_EVENT_CTRL_IN_MCDI_EVENT_CODE_RX_ERR 0x2
9209 /* enum: Driver wishes to receive transmit errors. */
9210 #define MC_CMD_EVENT_CTRL_IN_MCDI_EVENT_CODE_TX_ERR 0x3
9211 /* enum: Driver wishes to receive firmware alerts. */
9212 #define MC_CMD_EVENT_CTRL_IN_MCDI_EVENT_CODE_FWALERT 0x4
9213 /* enum: Driver wishes to receive reboot events. */
9214 #define MC_CMD_EVENT_CTRL_IN_MCDI_EVENT_CODE_MC_REBOOT 0x5
9215
9216 /* MC_CMD_EVENT_CTRL_OUT msgrequest */
9217 #define MC_CMD_EVENT_CTRL_OUT_LEN 0
9218
9219 /* EVB_PORT_ID structuredef */
9220 #define EVB_PORT_ID_LEN 4
9221 #define EVB_PORT_ID_PORT_ID_OFST 0
9222 #define EVB_PORT_ID_PORT_ID_LEN 4
9223 /* enum: An invalid port handle. */
9224 #define EVB_PORT_ID_NULL 0x0
9225 /* enum: The port assigned to this function.. */
9226 #define EVB_PORT_ID_ASSIGNED 0x1000000
9227 /* enum: External network port 0 */
9228 #define EVB_PORT_ID_MAC0 0x2000000
9229 /* enum: External network port 1 */
9230 #define EVB_PORT_ID_MAC1 0x2000001
9231 /* enum: External network port 2 */
9232 #define EVB_PORT_ID_MAC2 0x2000002
9233 /* enum: External network port 3 */
9234 #define EVB_PORT_ID_MAC3 0x2000003
9235 #define EVB_PORT_ID_PORT_ID_LBN 0
9236 #define EVB_PORT_ID_PORT_ID_WIDTH 32
9237
9238 /* EVB_VLAN_TAG structuredef */
9239 #define EVB_VLAN_TAG_LEN 2
9240 /* The VLAN tag value */
9241 #define EVB_VLAN_TAG_VLAN_ID_LBN 0
9242 #define EVB_VLAN_TAG_VLAN_ID_WIDTH 12
9243 #define EVB_VLAN_TAG_MODE_LBN 12
9244 #define EVB_VLAN_TAG_MODE_WIDTH 4
9245 /* enum: Insert the VLAN. */
9246 #define EVB_VLAN_TAG_INSERT 0x0
9247 /* enum: Replace the VLAN if already present. */
9248 #define EVB_VLAN_TAG_REPLACE 0x1
9249
9250 /* BUFTBL_ENTRY structuredef */
9251 #define BUFTBL_ENTRY_LEN 12
9252 /* the owner ID */
9253 #define BUFTBL_ENTRY_OID_OFST 0
9254 #define BUFTBL_ENTRY_OID_LEN 2
9255 #define BUFTBL_ENTRY_OID_LBN 0
9256 #define BUFTBL_ENTRY_OID_WIDTH 16
9257 /* the page parameter as one of ESE_DZ_SMC_PAGE_SIZE_ */
9258 #define BUFTBL_ENTRY_PGSZ_OFST 2
9259 #define BUFTBL_ENTRY_PGSZ_LEN 2
9260 #define BUFTBL_ENTRY_PGSZ_LBN 16
9261 #define BUFTBL_ENTRY_PGSZ_WIDTH 16
9262 /* the raw 64-bit address field from the SMC, not adjusted for page size */
9263 #define BUFTBL_ENTRY_RAWADDR_OFST 4
9264 #define BUFTBL_ENTRY_RAWADDR_LEN 8
9265 #define BUFTBL_ENTRY_RAWADDR_LO_OFST 4
9266 #define BUFTBL_ENTRY_RAWADDR_LO_LEN 4
9267 #define BUFTBL_ENTRY_RAWADDR_LO_LBN 32
9268 #define BUFTBL_ENTRY_RAWADDR_LO_WIDTH 32
9269 #define BUFTBL_ENTRY_RAWADDR_HI_OFST 8
9270 #define BUFTBL_ENTRY_RAWADDR_HI_LEN 4
9271 #define BUFTBL_ENTRY_RAWADDR_HI_LBN 64
9272 #define BUFTBL_ENTRY_RAWADDR_HI_WIDTH 32
9273 #define BUFTBL_ENTRY_RAWADDR_LBN 32
9274 #define BUFTBL_ENTRY_RAWADDR_WIDTH 64
9275
9276 /* NVRAM_PARTITION_TYPE structuredef */
9277 #define NVRAM_PARTITION_TYPE_LEN 2
9278 #define NVRAM_PARTITION_TYPE_ID_OFST 0
9279 #define NVRAM_PARTITION_TYPE_ID_LEN 2
9280 /* enum: Primary MC firmware partition */
9281 #define NVRAM_PARTITION_TYPE_MC_FIRMWARE 0x100
9282 /* enum: NMC firmware partition (this is intentionally an alias of MC_FIRMWARE)
9283  */
9284 #define NVRAM_PARTITION_TYPE_NMC_FIRMWARE 0x100
9285 /* enum: Secondary MC firmware partition */
9286 #define NVRAM_PARTITION_TYPE_MC_FIRMWARE_BACKUP 0x200
9287 /* enum: Expansion ROM partition */
9288 #define NVRAM_PARTITION_TYPE_EXPANSION_ROM 0x300
9289 /* enum: Static configuration TLV partition */
9290 #define NVRAM_PARTITION_TYPE_STATIC_CONFIG 0x400
9291 /* enum: Factory configuration TLV partition (this is intentionally an alias of
9292  * STATIC_CONFIG)
9293  */
9294 #define NVRAM_PARTITION_TYPE_FACTORY_CONFIG 0x400
9295 /* enum: Dynamic configuration TLV partition */
9296 #define NVRAM_PARTITION_TYPE_DYNAMIC_CONFIG 0x500
9297 /* enum: User configuration TLV partition (this is intentionally an alias of
9298  * DYNAMIC_CONFIG)
9299  */
9300 #define NVRAM_PARTITION_TYPE_USER_CONFIG 0x500
9301 /* enum: Expansion ROM configuration data for port 0 */
9302 #define NVRAM_PARTITION_TYPE_EXPROM_CONFIG_PORT0 0x600
9303 /* enum: Synonym for EXPROM_CONFIG_PORT0 as used in pmap files */
9304 #define NVRAM_PARTITION_TYPE_EXPROM_CONFIG 0x600
9305 /* enum: Expansion ROM configuration data for port 1 */
9306 #define NVRAM_PARTITION_TYPE_EXPROM_CONFIG_PORT1 0x601
9307 /* enum: Expansion ROM configuration data for port 2 */
9308 #define NVRAM_PARTITION_TYPE_EXPROM_CONFIG_PORT2 0x602
9309 /* enum: Expansion ROM configuration data for port 3 */
9310 #define NVRAM_PARTITION_TYPE_EXPROM_CONFIG_PORT3 0x603
9311 /* enum: Non-volatile log output partition */
9312 #define NVRAM_PARTITION_TYPE_LOG 0x700
9313 /* enum: Non-volatile log output partition for NMC firmware (this is
9314  * intentionally an alias of LOG)
9315  */
9316 #define NVRAM_PARTITION_TYPE_NMC_LOG 0x700
9317 /* enum: Non-volatile log output of second core on dual-core device */
9318 #define NVRAM_PARTITION_TYPE_LOG_SLAVE 0x701
9319 /* enum: Device state dump output partition */
9320 #define NVRAM_PARTITION_TYPE_DUMP 0x800
9321 /* enum: Crash log partition for NMC firmware */
9322 #define NVRAM_PARTITION_TYPE_NMC_CRASH_LOG 0x801
9323 /* enum: Application license key storage partition */
9324 #define NVRAM_PARTITION_TYPE_LICENSE 0x900
9325 /* enum: Start of range used for PHY partitions (low 8 bits are the PHY ID) */
9326 #define NVRAM_PARTITION_TYPE_PHY_MIN 0xa00
9327 /* enum: End of range used for PHY partitions (low 8 bits are the PHY ID) */
9328 #define NVRAM_PARTITION_TYPE_PHY_MAX 0xaff
9329 /* enum: Primary FPGA partition */
9330 #define NVRAM_PARTITION_TYPE_FPGA 0xb00
9331 /* enum: Secondary FPGA partition */
9332 #define NVRAM_PARTITION_TYPE_FPGA_BACKUP 0xb01
9333 /* enum: FC firmware partition */
9334 #define NVRAM_PARTITION_TYPE_FC_FIRMWARE 0xb02
9335 /* enum: FC License partition */
9336 #define NVRAM_PARTITION_TYPE_FC_LICENSE 0xb03
9337 /* enum: Non-volatile log output partition for FC */
9338 #define NVRAM_PARTITION_TYPE_FC_LOG 0xb04
9339 /* enum: FPGA Stage 1 bitstream */
9340 #define NVRAM_PARTITION_TYPE_FPGA_STAGE1 0xb05
9341 /* enum: FPGA Stage 2 bitstream */
9342 #define NVRAM_PARTITION_TYPE_FPGA_STAGE2 0xb06
9343 /* enum: FPGA User XCLBIN / Programmable Region 0 bitstream */
9344 #define NVRAM_PARTITION_TYPE_FPGA_REGION0 0xb07
9345 /* enum: FPGA User XCLBIN (this is intentionally an alias of FPGA_REGION0) */
9346 #define NVRAM_PARTITION_TYPE_FPGA_XCLBIN_USER 0xb07
9347 /* enum: FPGA jump instruction (a.k.a. boot) partition to select Stage1
9348  * bitstream
9349  */
9350 #define NVRAM_PARTITION_TYPE_FPGA_JUMP 0xb08
9351 /* enum: FPGA Validate XCLBIN */
9352 #define NVRAM_PARTITION_TYPE_FPGA_XCLBIN_VALIDATE 0xb09
9353 /* enum: MUM firmware partition */
9354 #define NVRAM_PARTITION_TYPE_MUM_FIRMWARE 0xc00
9355 /* enum: SUC firmware partition (this is intentionally an alias of
9356  * MUM_FIRMWARE)
9357  */
9358 #define NVRAM_PARTITION_TYPE_SUC_FIRMWARE 0xc00
9359 /* enum: MUM Non-volatile log output partition. */
9360 #define NVRAM_PARTITION_TYPE_MUM_LOG 0xc01
9361 /* enum: SUC Non-volatile log output partition (this is intentionally an alias
9362  * of MUM_LOG).
9363  */
9364 #define NVRAM_PARTITION_TYPE_SUC_LOG 0xc01
9365 /* enum: MUM Application table partition. */
9366 #define NVRAM_PARTITION_TYPE_MUM_APPTABLE 0xc02
9367 /* enum: MUM boot rom partition. */
9368 #define NVRAM_PARTITION_TYPE_MUM_BOOT_ROM 0xc03
9369 /* enum: MUM production signatures & calibration rom partition. */
9370 #define NVRAM_PARTITION_TYPE_MUM_PROD_ROM 0xc04
9371 /* enum: MUM user signatures & calibration rom partition. */
9372 #define NVRAM_PARTITION_TYPE_MUM_USER_ROM 0xc05
9373 /* enum: MUM fuses and lockbits partition. */
9374 #define NVRAM_PARTITION_TYPE_MUM_FUSELOCK 0xc06
9375 /* enum: UEFI expansion ROM if separate from PXE */
9376 #define NVRAM_PARTITION_TYPE_EXPANSION_UEFI 0xd00
9377 /* enum: Used by the expansion ROM for logging */
9378 #define NVRAM_PARTITION_TYPE_PXE_LOG 0x1000
9379 /* enum: Non-volatile log output partition for Expansion ROM (this is
9380  * intentionally an alias of PXE_LOG).
9381  */
9382 #define NVRAM_PARTITION_TYPE_EXPROM_LOG 0x1000
9383 /* enum: Used for XIP code of shmbooted images */
9384 #define NVRAM_PARTITION_TYPE_XIP_SCRATCH 0x1100
9385 /* enum: Spare partition 2 */
9386 #define NVRAM_PARTITION_TYPE_SPARE_2 0x1200
9387 /* enum: Manufacturing partition. Used during manufacture to pass information
9388  * between XJTAG and Manftest.
9389  */
9390 #define NVRAM_PARTITION_TYPE_MANUFACTURING 0x1300
9391 /* enum: Deployment configuration TLV partition (this is intentionally an alias
9392  * of MANUFACTURING)
9393  */
9394 #define NVRAM_PARTITION_TYPE_DEPLOYMENT_CONFIG 0x1300
9395 /* enum: Spare partition 4 */
9396 #define NVRAM_PARTITION_TYPE_SPARE_4 0x1400
9397 /* enum: Spare partition 5 */
9398 #define NVRAM_PARTITION_TYPE_SPARE_5 0x1500
9399 /* enum: Partition for reporting MC status. See mc_flash_layout.h
9400  * medford_mc_status_hdr_t for layout on Medford.
9401  */
9402 #define NVRAM_PARTITION_TYPE_STATUS 0x1600
9403 /* enum: Spare partition 13 */
9404 #define NVRAM_PARTITION_TYPE_SPARE_13 0x1700
9405 /* enum: Spare partition 14 */
9406 #define NVRAM_PARTITION_TYPE_SPARE_14 0x1800
9407 /* enum: Spare partition 15 */
9408 #define NVRAM_PARTITION_TYPE_SPARE_15 0x1900
9409 /* enum: Spare partition 16 */
9410 #define NVRAM_PARTITION_TYPE_SPARE_16 0x1a00
9411 /* enum: Factory defaults for dynamic configuration */
9412 #define NVRAM_PARTITION_TYPE_DYNCONFIG_DEFAULTS 0x1b00
9413 /* enum: Factory defaults for expansion ROM configuration */
9414 #define NVRAM_PARTITION_TYPE_ROMCONFIG_DEFAULTS 0x1c00
9415 /* enum: Field Replaceable Unit inventory information for use on IPMI
9416  * platforms. See SF-119124-PS. The STATIC_CONFIG partition may contain a
9417  * subset of the information stored in this partition.
9418  */
9419 #define NVRAM_PARTITION_TYPE_FRU_INFORMATION 0x1d00
9420 /* enum: Bundle image partition */
9421 #define NVRAM_PARTITION_TYPE_BUNDLE 0x1e00
9422 /* enum: Bundle metadata partition that holds additional information related to
9423  * a bundle update in TLV format
9424  */
9425 #define NVRAM_PARTITION_TYPE_BUNDLE_METADATA 0x1e01
9426 /* enum: Bundle update non-volatile log output partition */
9427 #define NVRAM_PARTITION_TYPE_BUNDLE_LOG 0x1e02
9428 /* enum: Partition for Solarflare gPXE bootrom installed via Bundle update. */
9429 #define NVRAM_PARTITION_TYPE_EXPANSION_ROM_INTERNAL 0x1e03
9430 /* enum: Test partition on SmartNIC system microcontroller (SUC) */
9431 #define NVRAM_PARTITION_TYPE_SUC_TEST 0x1f00
9432 /* enum: System microcontroller access to primary FPGA flash. */
9433 #define NVRAM_PARTITION_TYPE_SUC_FPGA_PRIMARY 0x1f01
9434 /* enum: System microcontroller access to secondary FPGA flash (if present) */
9435 #define NVRAM_PARTITION_TYPE_SUC_FPGA_SECONDARY 0x1f02
9436 /* enum: System microcontroller access to primary System-on-Chip flash */
9437 #define NVRAM_PARTITION_TYPE_SUC_SOC_PRIMARY 0x1f03
9438 /* enum: System microcontroller access to secondary System-on-Chip flash (if
9439  * present)
9440  */
9441 #define NVRAM_PARTITION_TYPE_SUC_SOC_SECONDARY 0x1f04
9442 /* enum: System microcontroller critical failure logs. Contains structured
9443  * details of sensors leading up to a critical failure (where the board is shut
9444  * down).
9445  */
9446 #define NVRAM_PARTITION_TYPE_SUC_FAILURE_LOG 0x1f05
9447 /* enum: System-on-Chip configuration information (see XN-200467-PS). */
9448 #define NVRAM_PARTITION_TYPE_SUC_SOC_CONFIG 0x1f07
9449 /* enum: System-on-Chip update information. */
9450 #define NVRAM_PARTITION_TYPE_SOC_UPDATE 0x2003
9451 /* enum: Start of reserved value range (firmware may use for any purpose) */
9452 #define NVRAM_PARTITION_TYPE_RESERVED_VALUES_MIN 0xff00
9453 /* enum: End of reserved value range (firmware may use for any purpose) */
9454 #define NVRAM_PARTITION_TYPE_RESERVED_VALUES_MAX 0xfffd
9455 /* enum: Recovery partition map (provided if real map is missing or corrupt) */
9456 #define NVRAM_PARTITION_TYPE_RECOVERY_MAP 0xfffe
9457 /* enum: Recovery Flash Partition Table, see SF-122606-TC. (this is
9458  * intentionally an alias of RECOVERY_MAP)
9459  */
9460 #define NVRAM_PARTITION_TYPE_RECOVERY_FPT 0xfffe
9461 /* enum: Partition map (real map as stored in flash) */
9462 #define NVRAM_PARTITION_TYPE_PARTITION_MAP 0xffff
9463 /* enum: Flash Partition Table, see SF-122606-TC. (this is intentionally an
9464  * alias of PARTITION_MAP)
9465  */
9466 #define NVRAM_PARTITION_TYPE_FPT 0xffff
9467 #define NVRAM_PARTITION_TYPE_ID_LBN 0
9468 #define NVRAM_PARTITION_TYPE_ID_WIDTH 16
9469
9470 /* LICENSED_APP_ID structuredef */
9471 #define LICENSED_APP_ID_LEN 4
9472 #define LICENSED_APP_ID_ID_OFST 0
9473 #define LICENSED_APP_ID_ID_LEN 4
9474 /* enum: OpenOnload */
9475 #define LICENSED_APP_ID_ONLOAD 0x1
9476 /* enum: PTP timestamping */
9477 #define LICENSED_APP_ID_PTP 0x2
9478 /* enum: SolarCapture Pro */
9479 #define LICENSED_APP_ID_SOLARCAPTURE_PRO 0x4
9480 /* enum: SolarSecure filter engine */
9481 #define LICENSED_APP_ID_SOLARSECURE 0x8
9482 /* enum: Performance monitor */
9483 #define LICENSED_APP_ID_PERF_MONITOR 0x10
9484 /* enum: SolarCapture Live */
9485 #define LICENSED_APP_ID_SOLARCAPTURE_LIVE 0x20
9486 /* enum: Capture SolarSystem */
9487 #define LICENSED_APP_ID_CAPTURE_SOLARSYSTEM 0x40
9488 /* enum: Network Access Control */
9489 #define LICENSED_APP_ID_NETWORK_ACCESS_CONTROL 0x80
9490 /* enum: TCP Direct */
9491 #define LICENSED_APP_ID_TCP_DIRECT 0x100
9492 /* enum: Low Latency */
9493 #define LICENSED_APP_ID_LOW_LATENCY 0x200
9494 /* enum: SolarCapture Tap */
9495 #define LICENSED_APP_ID_SOLARCAPTURE_TAP 0x400
9496 /* enum: Capture SolarSystem 40G */
9497 #define LICENSED_APP_ID_CAPTURE_SOLARSYSTEM_40G 0x800
9498 /* enum: Capture SolarSystem 1G */
9499 #define LICENSED_APP_ID_CAPTURE_SOLARSYSTEM_1G 0x1000
9500 /* enum: ScaleOut Onload */
9501 #define LICENSED_APP_ID_SCALEOUT_ONLOAD 0x2000
9502 /* enum: SCS Network Analytics Dashboard */
9503 #define LICENSED_APP_ID_DSHBRD 0x4000
9504 /* enum: SolarCapture Trading Analytics */
9505 #define LICENSED_APP_ID_SCATRD 0x8000
9506 #define LICENSED_APP_ID_ID_LBN 0
9507 #define LICENSED_APP_ID_ID_WIDTH 32
9508
9509 /* LICENSED_FEATURES structuredef */
9510 #define LICENSED_FEATURES_LEN 8
9511 /* Bitmask of licensed firmware features */
9512 #define LICENSED_FEATURES_MASK_OFST 0
9513 #define LICENSED_FEATURES_MASK_LEN 8
9514 #define LICENSED_FEATURES_MASK_LO_OFST 0
9515 #define LICENSED_FEATURES_MASK_LO_LEN 4
9516 #define LICENSED_FEATURES_MASK_LO_LBN 0
9517 #define LICENSED_FEATURES_MASK_LO_WIDTH 32
9518 #define LICENSED_FEATURES_MASK_HI_OFST 4
9519 #define LICENSED_FEATURES_MASK_HI_LEN 4
9520 #define LICENSED_FEATURES_MASK_HI_LBN 32
9521 #define LICENSED_FEATURES_MASK_HI_WIDTH 32
9522 #define LICENSED_FEATURES_RX_CUT_THROUGH_OFST 0
9523 #define LICENSED_FEATURES_RX_CUT_THROUGH_LBN 0
9524 #define LICENSED_FEATURES_RX_CUT_THROUGH_WIDTH 1
9525 #define LICENSED_FEATURES_PIO_OFST 0
9526 #define LICENSED_FEATURES_PIO_LBN 1
9527 #define LICENSED_FEATURES_PIO_WIDTH 1
9528 #define LICENSED_FEATURES_EVQ_TIMER_OFST 0
9529 #define LICENSED_FEATURES_EVQ_TIMER_LBN 2
9530 #define LICENSED_FEATURES_EVQ_TIMER_WIDTH 1
9531 #define LICENSED_FEATURES_CLOCK_OFST 0
9532 #define LICENSED_FEATURES_CLOCK_LBN 3
9533 #define LICENSED_FEATURES_CLOCK_WIDTH 1
9534 #define LICENSED_FEATURES_RX_TIMESTAMPS_OFST 0
9535 #define LICENSED_FEATURES_RX_TIMESTAMPS_LBN 4
9536 #define LICENSED_FEATURES_RX_TIMESTAMPS_WIDTH 1
9537 #define LICENSED_FEATURES_TX_TIMESTAMPS_OFST 0
9538 #define LICENSED_FEATURES_TX_TIMESTAMPS_LBN 5
9539 #define LICENSED_FEATURES_TX_TIMESTAMPS_WIDTH 1
9540 #define LICENSED_FEATURES_RX_SNIFF_OFST 0
9541 #define LICENSED_FEATURES_RX_SNIFF_LBN 6
9542 #define LICENSED_FEATURES_RX_SNIFF_WIDTH 1
9543 #define LICENSED_FEATURES_TX_SNIFF_OFST 0
9544 #define LICENSED_FEATURES_TX_SNIFF_LBN 7
9545 #define LICENSED_FEATURES_TX_SNIFF_WIDTH 1
9546 #define LICENSED_FEATURES_PROXY_FILTER_OPS_OFST 0
9547 #define LICENSED_FEATURES_PROXY_FILTER_OPS_LBN 8
9548 #define LICENSED_FEATURES_PROXY_FILTER_OPS_WIDTH 1
9549 #define LICENSED_FEATURES_EVENT_CUT_THROUGH_OFST 0
9550 #define LICENSED_FEATURES_EVENT_CUT_THROUGH_LBN 9
9551 #define LICENSED_FEATURES_EVENT_CUT_THROUGH_WIDTH 1
9552 #define LICENSED_FEATURES_MASK_LBN 0
9553 #define LICENSED_FEATURES_MASK_WIDTH 64
9554
9555 /* LICENSED_V3_APPS structuredef */
9556 #define LICENSED_V3_APPS_LEN 8
9557 /* Bitmask of licensed applications */
9558 #define LICENSED_V3_APPS_MASK_OFST 0
9559 #define LICENSED_V3_APPS_MASK_LEN 8
9560 #define LICENSED_V3_APPS_MASK_LO_OFST 0
9561 #define LICENSED_V3_APPS_MASK_LO_LEN 4
9562 #define LICENSED_V3_APPS_MASK_LO_LBN 0
9563 #define LICENSED_V3_APPS_MASK_LO_WIDTH 32
9564 #define LICENSED_V3_APPS_MASK_HI_OFST 4
9565 #define LICENSED_V3_APPS_MASK_HI_LEN 4
9566 #define LICENSED_V3_APPS_MASK_HI_LBN 32
9567 #define LICENSED_V3_APPS_MASK_HI_WIDTH 32
9568 #define LICENSED_V3_APPS_ONLOAD_OFST 0
9569 #define LICENSED_V3_APPS_ONLOAD_LBN 0
9570 #define LICENSED_V3_APPS_ONLOAD_WIDTH 1
9571 #define LICENSED_V3_APPS_PTP_OFST 0
9572 #define LICENSED_V3_APPS_PTP_LBN 1
9573 #define LICENSED_V3_APPS_PTP_WIDTH 1
9574 #define LICENSED_V3_APPS_SOLARCAPTURE_PRO_OFST 0
9575 #define LICENSED_V3_APPS_SOLARCAPTURE_PRO_LBN 2
9576 #define LICENSED_V3_APPS_SOLARCAPTURE_PRO_WIDTH 1
9577 #define LICENSED_V3_APPS_SOLARSECURE_OFST 0
9578 #define LICENSED_V3_APPS_SOLARSECURE_LBN 3
9579 #define LICENSED_V3_APPS_SOLARSECURE_WIDTH 1
9580 #define LICENSED_V3_APPS_PERF_MONITOR_OFST 0
9581 #define LICENSED_V3_APPS_PERF_MONITOR_LBN 4
9582 #define LICENSED_V3_APPS_PERF_MONITOR_WIDTH 1
9583 #define LICENSED_V3_APPS_SOLARCAPTURE_LIVE_OFST 0
9584 #define LICENSED_V3_APPS_SOLARCAPTURE_LIVE_LBN 5
9585 #define LICENSED_V3_APPS_SOLARCAPTURE_LIVE_WIDTH 1
9586 #define LICENSED_V3_APPS_CAPTURE_SOLARSYSTEM_OFST 0
9587 #define LICENSED_V3_APPS_CAPTURE_SOLARSYSTEM_LBN 6
9588 #define LICENSED_V3_APPS_CAPTURE_SOLARSYSTEM_WIDTH 1
9589 #define LICENSED_V3_APPS_NETWORK_ACCESS_CONTROL_OFST 0
9590 #define LICENSED_V3_APPS_NETWORK_ACCESS_CONTROL_LBN 7
9591 #define LICENSED_V3_APPS_NETWORK_ACCESS_CONTROL_WIDTH 1
9592 #define LICENSED_V3_APPS_TCP_DIRECT_OFST 0
9593 #define LICENSED_V3_APPS_TCP_DIRECT_LBN 8
9594 #define LICENSED_V3_APPS_TCP_DIRECT_WIDTH 1
9595 #define LICENSED_V3_APPS_LOW_LATENCY_OFST 0
9596 #define LICENSED_V3_APPS_LOW_LATENCY_LBN 9
9597 #define LICENSED_V3_APPS_LOW_LATENCY_WIDTH 1
9598 #define LICENSED_V3_APPS_SOLARCAPTURE_TAP_OFST 0
9599 #define LICENSED_V3_APPS_SOLARCAPTURE_TAP_LBN 10
9600 #define LICENSED_V3_APPS_SOLARCAPTURE_TAP_WIDTH 1
9601 #define LICENSED_V3_APPS_CAPTURE_SOLARSYSTEM_40G_OFST 0
9602 #define LICENSED_V3_APPS_CAPTURE_SOLARSYSTEM_40G_LBN 11
9603 #define LICENSED_V3_APPS_CAPTURE_SOLARSYSTEM_40G_WIDTH 1
9604 #define LICENSED_V3_APPS_CAPTURE_SOLARSYSTEM_1G_OFST 0
9605 #define LICENSED_V3_APPS_CAPTURE_SOLARSYSTEM_1G_LBN 12
9606 #define LICENSED_V3_APPS_CAPTURE_SOLARSYSTEM_1G_WIDTH 1
9607 #define LICENSED_V3_APPS_SCALEOUT_ONLOAD_OFST 0
9608 #define LICENSED_V3_APPS_SCALEOUT_ONLOAD_LBN 13
9609 #define LICENSED_V3_APPS_SCALEOUT_ONLOAD_WIDTH 1
9610 #define LICENSED_V3_APPS_DSHBRD_OFST 0
9611 #define LICENSED_V3_APPS_DSHBRD_LBN 14
9612 #define LICENSED_V3_APPS_DSHBRD_WIDTH 1
9613 #define LICENSED_V3_APPS_SCATRD_OFST 0
9614 #define LICENSED_V3_APPS_SCATRD_LBN 15
9615 #define LICENSED_V3_APPS_SCATRD_WIDTH 1
9616 #define LICENSED_V3_APPS_MASK_LBN 0
9617 #define LICENSED_V3_APPS_MASK_WIDTH 64
9618
9619 /* LICENSED_V3_FEATURES structuredef */
9620 #define LICENSED_V3_FEATURES_LEN 8
9621 /* Bitmask of licensed firmware features */
9622 #define LICENSED_V3_FEATURES_MASK_OFST 0
9623 #define LICENSED_V3_FEATURES_MASK_LEN 8
9624 #define LICENSED_V3_FEATURES_MASK_LO_OFST 0
9625 #define LICENSED_V3_FEATURES_MASK_LO_LEN 4
9626 #define LICENSED_V3_FEATURES_MASK_LO_LBN 0
9627 #define LICENSED_V3_FEATURES_MASK_LO_WIDTH 32
9628 #define LICENSED_V3_FEATURES_MASK_HI_OFST 4
9629 #define LICENSED_V3_FEATURES_MASK_HI_LEN 4
9630 #define LICENSED_V3_FEATURES_MASK_HI_LBN 32
9631 #define LICENSED_V3_FEATURES_MASK_HI_WIDTH 32
9632 #define LICENSED_V3_FEATURES_RX_CUT_THROUGH_OFST 0
9633 #define LICENSED_V3_FEATURES_RX_CUT_THROUGH_LBN 0
9634 #define LICENSED_V3_FEATURES_RX_CUT_THROUGH_WIDTH 1
9635 #define LICENSED_V3_FEATURES_PIO_OFST 0
9636 #define LICENSED_V3_FEATURES_PIO_LBN 1
9637 #define LICENSED_V3_FEATURES_PIO_WIDTH 1
9638 #define LICENSED_V3_FEATURES_EVQ_TIMER_OFST 0
9639 #define LICENSED_V3_FEATURES_EVQ_TIMER_LBN 2
9640 #define LICENSED_V3_FEATURES_EVQ_TIMER_WIDTH 1
9641 #define LICENSED_V3_FEATURES_CLOCK_OFST 0
9642 #define LICENSED_V3_FEATURES_CLOCK_LBN 3
9643 #define LICENSED_V3_FEATURES_CLOCK_WIDTH 1
9644 #define LICENSED_V3_FEATURES_RX_TIMESTAMPS_OFST 0
9645 #define LICENSED_V3_FEATURES_RX_TIMESTAMPS_LBN 4
9646 #define LICENSED_V3_FEATURES_RX_TIMESTAMPS_WIDTH 1
9647 #define LICENSED_V3_FEATURES_TX_TIMESTAMPS_OFST 0
9648 #define LICENSED_V3_FEATURES_TX_TIMESTAMPS_LBN 5
9649 #define LICENSED_V3_FEATURES_TX_TIMESTAMPS_WIDTH 1
9650 #define LICENSED_V3_FEATURES_RX_SNIFF_OFST 0
9651 #define LICENSED_V3_FEATURES_RX_SNIFF_LBN 6
9652 #define LICENSED_V3_FEATURES_RX_SNIFF_WIDTH 1
9653 #define LICENSED_V3_FEATURES_TX_SNIFF_OFST 0
9654 #define LICENSED_V3_FEATURES_TX_SNIFF_LBN 7
9655 #define LICENSED_V3_FEATURES_TX_SNIFF_WIDTH 1
9656 #define LICENSED_V3_FEATURES_PROXY_FILTER_OPS_OFST 0
9657 #define LICENSED_V3_FEATURES_PROXY_FILTER_OPS_LBN 8
9658 #define LICENSED_V3_FEATURES_PROXY_FILTER_OPS_WIDTH 1
9659 #define LICENSED_V3_FEATURES_EVENT_CUT_THROUGH_OFST 0
9660 #define LICENSED_V3_FEATURES_EVENT_CUT_THROUGH_LBN 9
9661 #define LICENSED_V3_FEATURES_EVENT_CUT_THROUGH_WIDTH 1
9662 #define LICENSED_V3_FEATURES_MASK_LBN 0
9663 #define LICENSED_V3_FEATURES_MASK_WIDTH 64
9664
9665 /* TX_TIMESTAMP_EVENT structuredef */
9666 #define TX_TIMESTAMP_EVENT_LEN 6
9667 /* lower 16 bits of timestamp data */
9668 #define TX_TIMESTAMP_EVENT_TSTAMP_DATA_LO_OFST 0
9669 #define TX_TIMESTAMP_EVENT_TSTAMP_DATA_LO_LEN 2
9670 #define TX_TIMESTAMP_EVENT_TSTAMP_DATA_LO_LBN 0
9671 #define TX_TIMESTAMP_EVENT_TSTAMP_DATA_LO_WIDTH 16
9672 /* Type of TX event, ordinary TX completion, low or high part of TX timestamp
9673  */
9674 #define TX_TIMESTAMP_EVENT_TX_EV_TYPE_OFST 3
9675 #define TX_TIMESTAMP_EVENT_TX_EV_TYPE_LEN 1
9676 /* enum: This is a TX completion event, not a timestamp */
9677 #define TX_TIMESTAMP_EVENT_TX_EV_COMPLETION 0x0
9678 /* enum: This is a TX completion event for a CTPIO transmit. The event format
9679  * is the same as for TX_EV_COMPLETION.
9680  */
9681 #define TX_TIMESTAMP_EVENT_TX_EV_CTPIO_COMPLETION 0x11
9682 /* enum: This is the low part of a TX timestamp for a CTPIO transmission. The
9683  * event format is the same as for TX_EV_TSTAMP_LO
9684  */
9685 #define TX_TIMESTAMP_EVENT_TX_EV_CTPIO_TS_LO 0x12
9686 /* enum: This is the high part of a TX timestamp for a CTPIO transmission. The
9687  * event format is the same as for TX_EV_TSTAMP_HI
9688  */
9689 #define TX_TIMESTAMP_EVENT_TX_EV_CTPIO_TS_HI 0x13
9690 /* enum: This is the low part of a TX timestamp event */
9691 #define TX_TIMESTAMP_EVENT_TX_EV_TSTAMP_LO 0x51
9692 /* enum: This is the high part of a TX timestamp event */
9693 #define TX_TIMESTAMP_EVENT_TX_EV_TSTAMP_HI 0x52
9694 #define TX_TIMESTAMP_EVENT_TX_EV_TYPE_LBN 24
9695 #define TX_TIMESTAMP_EVENT_TX_EV_TYPE_WIDTH 8
9696 /* upper 16 bits of timestamp data */
9697 #define TX_TIMESTAMP_EVENT_TSTAMP_DATA_HI_OFST 4
9698 #define TX_TIMESTAMP_EVENT_TSTAMP_DATA_HI_LEN 2
9699 #define TX_TIMESTAMP_EVENT_TSTAMP_DATA_HI_LBN 32
9700 #define TX_TIMESTAMP_EVENT_TSTAMP_DATA_HI_WIDTH 16
9701
9702 /* RSS_MODE structuredef */
9703 #define RSS_MODE_LEN 1
9704 /* The RSS mode for a particular packet type is a value from 0 - 15 which can
9705  * be considered as 4 bits selecting which fields are included in the hash. (A
9706  * value 0 effectively disables RSS spreading for the packet type.) The YAML
9707  * generation tools require this structure to be a whole number of bytes wide,
9708  * but only 4 bits are relevant.
9709  */
9710 #define RSS_MODE_HASH_SELECTOR_OFST 0
9711 #define RSS_MODE_HASH_SELECTOR_LEN 1
9712 #define RSS_MODE_HASH_SRC_ADDR_OFST 0
9713 #define RSS_MODE_HASH_SRC_ADDR_LBN 0
9714 #define RSS_MODE_HASH_SRC_ADDR_WIDTH 1
9715 #define RSS_MODE_HASH_DST_ADDR_OFST 0
9716 #define RSS_MODE_HASH_DST_ADDR_LBN 1
9717 #define RSS_MODE_HASH_DST_ADDR_WIDTH 1
9718 #define RSS_MODE_HASH_SRC_PORT_OFST 0
9719 #define RSS_MODE_HASH_SRC_PORT_LBN 2
9720 #define RSS_MODE_HASH_SRC_PORT_WIDTH 1
9721 #define RSS_MODE_HASH_DST_PORT_OFST 0
9722 #define RSS_MODE_HASH_DST_PORT_LBN 3
9723 #define RSS_MODE_HASH_DST_PORT_WIDTH 1
9724 #define RSS_MODE_HASH_SELECTOR_LBN 0
9725 #define RSS_MODE_HASH_SELECTOR_WIDTH 8
9726
9727 /* CTPIO_STATS_MAP structuredef */
9728 #define CTPIO_STATS_MAP_LEN 4
9729 /* The (function relative) VI number */
9730 #define CTPIO_STATS_MAP_VI_OFST 0
9731 #define CTPIO_STATS_MAP_VI_LEN 2
9732 #define CTPIO_STATS_MAP_VI_LBN 0
9733 #define CTPIO_STATS_MAP_VI_WIDTH 16
9734 /* The target bucket for the VI */
9735 #define CTPIO_STATS_MAP_BUCKET_OFST 2
9736 #define CTPIO_STATS_MAP_BUCKET_LEN 2
9737 #define CTPIO_STATS_MAP_BUCKET_LBN 16
9738 #define CTPIO_STATS_MAP_BUCKET_WIDTH 16
9739
9740 /* MESSAGE_TYPE structuredef: When present this defines the meaning of a
9741  * message, and is used to protect against chosen message attacks in signed
9742  * messages, regardless their origin. The message type also defines the
9743  * signature cryptographic algorithm, encoding, and message fields included in
9744  * the signature. The values are used in different commands but must be unique
9745  * across all commands, e.g. MC_CMD_TSA_BIND_IN_SECURE_UNBIND uses different
9746  * message type than MC_CMD_SECURE_NIC_INFO_IN_STATUS.
9747  */
9748 #define MESSAGE_TYPE_LEN 4
9749 #define MESSAGE_TYPE_MESSAGE_TYPE_OFST 0
9750 #define MESSAGE_TYPE_MESSAGE_TYPE_LEN 4
9751 #define MESSAGE_TYPE_UNUSED 0x0 /* enum */
9752 /* enum: Message type value for the response to a
9753  * MC_CMD_TSA_BIND_IN_SECURE_UNBIND message. TSA_SECURE_UNBIND messages are
9754  * ECDSA SECP384R1 signed using SHA384 message digest algorithm over fields
9755  * MESSAGE_TYPE, TSANID, TSAID, and UNBINDTOKEN, and encoded as suggested by
9756  * RFC6979 (section 2.4).
9757  */
9758 #define MESSAGE_TYPE_TSA_SECURE_UNBIND 0x1
9759 /* enum: Message type value for the response to a
9760  * MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION message. TSA_SECURE_DECOMMISSION
9761  * messages are ECDSA SECP384R1 signed using SHA384 message digest algorithm
9762  * over fields MESSAGE_TYPE, TSAID, USER, and REASON, and encoded as suggested
9763  * by RFC6979 (section 2.4).
9764  */
9765 #define MESSAGE_TYPE_TSA_SECURE_DECOMMISSION 0x2
9766 /* enum: Message type value for the response to a
9767  * MC_CMD_SECURE_NIC_INFO_IN_STATUS message. This enum value is not sequential
9768  * to other message types for backwards compatibility as the message type for
9769  * MC_CMD_SECURE_NIC_INFO_IN_STATUS was defined before the existence of this
9770  * global enum.
9771  */
9772 #define MESSAGE_TYPE_SECURE_NIC_INFO_STATUS 0xdb4
9773 #define MESSAGE_TYPE_MESSAGE_TYPE_LBN 0
9774 #define MESSAGE_TYPE_MESSAGE_TYPE_WIDTH 32
9775
9776
9777 /***********************************/
9778 /* MC_CMD_READ_REGS
9779  * Get a dump of the MCPU registers
9780  */
9781 #define MC_CMD_READ_REGS 0x50
9782 #define MC_CMD_READ_REGS_MSGSET 0x50
9783 #undef  MC_CMD_0x50_PRIVILEGE_CTG
9784
9785 #define MC_CMD_0x50_PRIVILEGE_CTG SRIOV_CTG_INSECURE
9786
9787 /* MC_CMD_READ_REGS_IN msgrequest */
9788 #define MC_CMD_READ_REGS_IN_LEN 0
9789
9790 /* MC_CMD_READ_REGS_OUT msgresponse */
9791 #define MC_CMD_READ_REGS_OUT_LEN 308
9792 /* Whether the corresponding register entry contains a valid value */
9793 #define MC_CMD_READ_REGS_OUT_MASK_OFST 0
9794 #define MC_CMD_READ_REGS_OUT_MASK_LEN 16
9795 /* Same order as MIPS GDB (r0-r31, sr, lo, hi, bad, cause, 32 x float, fsr,
9796  * fir, fp)
9797  */
9798 #define MC_CMD_READ_REGS_OUT_REGS_OFST 16
9799 #define MC_CMD_READ_REGS_OUT_REGS_LEN 4
9800 #define MC_CMD_READ_REGS_OUT_REGS_NUM 73
9801
9802
9803 /***********************************/
9804 /* MC_CMD_INIT_EVQ
9805  * Set up an event queue according to the supplied parameters. The IN arguments
9806  * end with an address for each 4k of host memory required to back the EVQ.
9807  */
9808 #define MC_CMD_INIT_EVQ 0x80
9809 #define MC_CMD_INIT_EVQ_MSGSET 0x80
9810 #undef  MC_CMD_0x80_PRIVILEGE_CTG
9811
9812 #define MC_CMD_0x80_PRIVILEGE_CTG SRIOV_CTG_GENERAL
9813
9814 /* MC_CMD_INIT_EVQ_IN msgrequest */
9815 #define MC_CMD_INIT_EVQ_IN_LENMIN 44
9816 #define MC_CMD_INIT_EVQ_IN_LENMAX 548
9817 #define MC_CMD_INIT_EVQ_IN_LENMAX_MCDI2 548
9818 #define MC_CMD_INIT_EVQ_IN_LEN(num) (36+8*(num))
9819 #define MC_CMD_INIT_EVQ_IN_DMA_ADDR_NUM(len) (((len)-36)/8)
9820 /* Size, in entries */
9821 #define MC_CMD_INIT_EVQ_IN_SIZE_OFST 0
9822 #define MC_CMD_INIT_EVQ_IN_SIZE_LEN 4
9823 /* Desired instance. Must be set to a specific instance, which is a function
9824  * local queue index. The calling client must be the currently-assigned user of
9825  * this VI (see MC_CMD_SET_VI_USER).
9826  */
9827 #define MC_CMD_INIT_EVQ_IN_INSTANCE_OFST 4
9828 #define MC_CMD_INIT_EVQ_IN_INSTANCE_LEN 4
9829 /* The initial timer value. The load value is ignored if the timer mode is DIS.
9830  */
9831 #define MC_CMD_INIT_EVQ_IN_TMR_LOAD_OFST 8
9832 #define MC_CMD_INIT_EVQ_IN_TMR_LOAD_LEN 4
9833 /* The reload value is ignored in one-shot modes */
9834 #define MC_CMD_INIT_EVQ_IN_TMR_RELOAD_OFST 12
9835 #define MC_CMD_INIT_EVQ_IN_TMR_RELOAD_LEN 4
9836 /* tbd */
9837 #define MC_CMD_INIT_EVQ_IN_FLAGS_OFST 16
9838 #define MC_CMD_INIT_EVQ_IN_FLAGS_LEN 4
9839 #define MC_CMD_INIT_EVQ_IN_FLAG_INTERRUPTING_OFST 16
9840 #define MC_CMD_INIT_EVQ_IN_FLAG_INTERRUPTING_LBN 0
9841 #define MC_CMD_INIT_EVQ_IN_FLAG_INTERRUPTING_WIDTH 1
9842 #define MC_CMD_INIT_EVQ_IN_FLAG_RPTR_DOS_OFST 16
9843 #define MC_CMD_INIT_EVQ_IN_FLAG_RPTR_DOS_LBN 1
9844 #define MC_CMD_INIT_EVQ_IN_FLAG_RPTR_DOS_WIDTH 1
9845 #define MC_CMD_INIT_EVQ_IN_FLAG_INT_ARMD_OFST 16
9846 #define MC_CMD_INIT_EVQ_IN_FLAG_INT_ARMD_LBN 2
9847 #define MC_CMD_INIT_EVQ_IN_FLAG_INT_ARMD_WIDTH 1
9848 #define MC_CMD_INIT_EVQ_IN_FLAG_CUT_THRU_OFST 16
9849 #define MC_CMD_INIT_EVQ_IN_FLAG_CUT_THRU_LBN 3
9850 #define MC_CMD_INIT_EVQ_IN_FLAG_CUT_THRU_WIDTH 1
9851 #define MC_CMD_INIT_EVQ_IN_FLAG_RX_MERGE_OFST 16
9852 #define MC_CMD_INIT_EVQ_IN_FLAG_RX_MERGE_LBN 4
9853 #define MC_CMD_INIT_EVQ_IN_FLAG_RX_MERGE_WIDTH 1
9854 #define MC_CMD_INIT_EVQ_IN_FLAG_TX_MERGE_OFST 16
9855 #define MC_CMD_INIT_EVQ_IN_FLAG_TX_MERGE_LBN 5
9856 #define MC_CMD_INIT_EVQ_IN_FLAG_TX_MERGE_WIDTH 1
9857 #define MC_CMD_INIT_EVQ_IN_FLAG_USE_TIMER_OFST 16
9858 #define MC_CMD_INIT_EVQ_IN_FLAG_USE_TIMER_LBN 6
9859 #define MC_CMD_INIT_EVQ_IN_FLAG_USE_TIMER_WIDTH 1
9860 #define MC_CMD_INIT_EVQ_IN_TMR_MODE_OFST 20
9861 #define MC_CMD_INIT_EVQ_IN_TMR_MODE_LEN 4
9862 /* enum: Disabled */
9863 #define MC_CMD_INIT_EVQ_IN_TMR_MODE_DIS 0x0
9864 /* enum: Immediate */
9865 #define MC_CMD_INIT_EVQ_IN_TMR_IMMED_START 0x1
9866 /* enum: Triggered */
9867 #define MC_CMD_INIT_EVQ_IN_TMR_TRIG_START 0x2
9868 /* enum: Hold-off */
9869 #define MC_CMD_INIT_EVQ_IN_TMR_INT_HLDOFF 0x3
9870 /* Target EVQ for wakeups if in wakeup mode. */
9871 #define MC_CMD_INIT_EVQ_IN_TARGET_EVQ_OFST 24
9872 #define MC_CMD_INIT_EVQ_IN_TARGET_EVQ_LEN 4
9873 /* Target interrupt if in interrupting mode (note union with target EVQ). Use
9874  * MC_CMD_RESOURCE_INSTANCE_ANY unless a specific one required for test
9875  * purposes.
9876  */
9877 #define MC_CMD_INIT_EVQ_IN_IRQ_NUM_OFST 24
9878 #define MC_CMD_INIT_EVQ_IN_IRQ_NUM_LEN 4
9879 /* Event Counter Mode. */
9880 #define MC_CMD_INIT_EVQ_IN_COUNT_MODE_OFST 28
9881 #define MC_CMD_INIT_EVQ_IN_COUNT_MODE_LEN 4
9882 /* enum: Disabled */
9883 #define MC_CMD_INIT_EVQ_IN_COUNT_MODE_DIS 0x0
9884 /* enum: Disabled */
9885 #define MC_CMD_INIT_EVQ_IN_COUNT_MODE_RX 0x1
9886 /* enum: Disabled */
9887 #define MC_CMD_INIT_EVQ_IN_COUNT_MODE_TX 0x2
9888 /* enum: Disabled */
9889 #define MC_CMD_INIT_EVQ_IN_COUNT_MODE_RXTX 0x3
9890 /* Event queue packet count threshold. */
9891 #define MC_CMD_INIT_EVQ_IN_COUNT_THRSHLD_OFST 32
9892 #define MC_CMD_INIT_EVQ_IN_COUNT_THRSHLD_LEN 4
9893 /* 64-bit address of 4k of 4k-aligned host memory buffer */
9894 #define MC_CMD_INIT_EVQ_IN_DMA_ADDR_OFST 36
9895 #define MC_CMD_INIT_EVQ_IN_DMA_ADDR_LEN 8
9896 #define MC_CMD_INIT_EVQ_IN_DMA_ADDR_LO_OFST 36
9897 #define MC_CMD_INIT_EVQ_IN_DMA_ADDR_LO_LEN 4
9898 #define MC_CMD_INIT_EVQ_IN_DMA_ADDR_LO_LBN 288
9899 #define MC_CMD_INIT_EVQ_IN_DMA_ADDR_LO_WIDTH 32
9900 #define MC_CMD_INIT_EVQ_IN_DMA_ADDR_HI_OFST 40
9901 #define MC_CMD_INIT_EVQ_IN_DMA_ADDR_HI_LEN 4
9902 #define MC_CMD_INIT_EVQ_IN_DMA_ADDR_HI_LBN 320
9903 #define MC_CMD_INIT_EVQ_IN_DMA_ADDR_HI_WIDTH 32
9904 #define MC_CMD_INIT_EVQ_IN_DMA_ADDR_MINNUM 1
9905 #define MC_CMD_INIT_EVQ_IN_DMA_ADDR_MAXNUM 64
9906 #define MC_CMD_INIT_EVQ_IN_DMA_ADDR_MAXNUM_MCDI2 64
9907
9908 /* MC_CMD_INIT_EVQ_OUT msgresponse */
9909 #define MC_CMD_INIT_EVQ_OUT_LEN 4
9910 /* Only valid if INTRFLAG was true */
9911 #define MC_CMD_INIT_EVQ_OUT_IRQ_OFST 0
9912 #define MC_CMD_INIT_EVQ_OUT_IRQ_LEN 4
9913
9914 /* MC_CMD_INIT_EVQ_V2_IN msgrequest */
9915 #define MC_CMD_INIT_EVQ_V2_IN_LENMIN 44
9916 #define MC_CMD_INIT_EVQ_V2_IN_LENMAX 548
9917 #define MC_CMD_INIT_EVQ_V2_IN_LENMAX_MCDI2 548
9918 #define MC_CMD_INIT_EVQ_V2_IN_LEN(num) (36+8*(num))
9919 #define MC_CMD_INIT_EVQ_V2_IN_DMA_ADDR_NUM(len) (((len)-36)/8)
9920 /* Size, in entries */
9921 #define MC_CMD_INIT_EVQ_V2_IN_SIZE_OFST 0
9922 #define MC_CMD_INIT_EVQ_V2_IN_SIZE_LEN 4
9923 /* Desired instance. Must be set to a specific instance, which is a function
9924  * local queue index. The calling client must be the currently-assigned user of
9925  * this VI (see MC_CMD_SET_VI_USER).
9926  */
9927 #define MC_CMD_INIT_EVQ_V2_IN_INSTANCE_OFST 4
9928 #define MC_CMD_INIT_EVQ_V2_IN_INSTANCE_LEN 4
9929 /* The initial timer value. The load value is ignored if the timer mode is DIS.
9930  */
9931 #define MC_CMD_INIT_EVQ_V2_IN_TMR_LOAD_OFST 8
9932 #define MC_CMD_INIT_EVQ_V2_IN_TMR_LOAD_LEN 4
9933 /* The reload value is ignored in one-shot modes */
9934 #define MC_CMD_INIT_EVQ_V2_IN_TMR_RELOAD_OFST 12
9935 #define MC_CMD_INIT_EVQ_V2_IN_TMR_RELOAD_LEN 4
9936 /* tbd */
9937 #define MC_CMD_INIT_EVQ_V2_IN_FLAGS_OFST 16
9938 #define MC_CMD_INIT_EVQ_V2_IN_FLAGS_LEN 4
9939 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_INTERRUPTING_OFST 16
9940 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_INTERRUPTING_LBN 0
9941 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_INTERRUPTING_WIDTH 1
9942 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_RPTR_DOS_OFST 16
9943 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_RPTR_DOS_LBN 1
9944 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_RPTR_DOS_WIDTH 1
9945 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_INT_ARMD_OFST 16
9946 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_INT_ARMD_LBN 2
9947 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_INT_ARMD_WIDTH 1
9948 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_CUT_THRU_OFST 16
9949 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_CUT_THRU_LBN 3
9950 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_CUT_THRU_WIDTH 1
9951 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_RX_MERGE_OFST 16
9952 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_RX_MERGE_LBN 4
9953 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_RX_MERGE_WIDTH 1
9954 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_TX_MERGE_OFST 16
9955 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_TX_MERGE_LBN 5
9956 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_TX_MERGE_WIDTH 1
9957 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_USE_TIMER_OFST 16
9958 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_USE_TIMER_LBN 6
9959 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_USE_TIMER_WIDTH 1
9960 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_TYPE_OFST 16
9961 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_TYPE_LBN 7
9962 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_TYPE_WIDTH 4
9963 /* enum: All initialisation flags specified by host. */
9964 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_TYPE_MANUAL 0x0
9965 /* enum: MEDFORD only. Certain initialisation flags specified by host may be
9966  * over-ridden by firmware based on licenses and firmware variant in order to
9967  * provide the lowest latency achievable. See
9968  * MC_CMD_INIT_EVQ_V2/MC_CMD_INIT_EVQ_V2_OUT/FLAGS for list of affected flags.
9969  */
9970 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_TYPE_LOW_LATENCY 0x1
9971 /* enum: MEDFORD only. Certain initialisation flags specified by host may be
9972  * over-ridden by firmware based on licenses and firmware variant in order to
9973  * provide the best throughput achievable. See
9974  * MC_CMD_INIT_EVQ_V2/MC_CMD_INIT_EVQ_V2_OUT/FLAGS for list of affected flags.
9975  */
9976 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_TYPE_THROUGHPUT 0x2
9977 /* enum: MEDFORD only. Certain initialisation flags may be over-ridden by
9978  * firmware based on licenses and firmware variant. See
9979  * MC_CMD_INIT_EVQ_V2/MC_CMD_INIT_EVQ_V2_OUT/FLAGS for list of affected flags.
9980  */
9981 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_TYPE_AUTO 0x3
9982 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_EXT_WIDTH_OFST 16
9983 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_EXT_WIDTH_LBN 11
9984 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_EXT_WIDTH_WIDTH 1
9985 #define MC_CMD_INIT_EVQ_V2_IN_TMR_MODE_OFST 20
9986 #define MC_CMD_INIT_EVQ_V2_IN_TMR_MODE_LEN 4
9987 /* enum: Disabled */
9988 #define MC_CMD_INIT_EVQ_V2_IN_TMR_MODE_DIS 0x0
9989 /* enum: Immediate */
9990 #define MC_CMD_INIT_EVQ_V2_IN_TMR_IMMED_START 0x1
9991 /* enum: Triggered */
9992 #define MC_CMD_INIT_EVQ_V2_IN_TMR_TRIG_START 0x2
9993 /* enum: Hold-off */
9994 #define MC_CMD_INIT_EVQ_V2_IN_TMR_INT_HLDOFF 0x3
9995 /* Target EVQ for wakeups if in wakeup mode. */
9996 #define MC_CMD_INIT_EVQ_V2_IN_TARGET_EVQ_OFST 24
9997 #define MC_CMD_INIT_EVQ_V2_IN_TARGET_EVQ_LEN 4
9998 /* Target interrupt if in interrupting mode (note union with target EVQ). Use
9999  * MC_CMD_RESOURCE_INSTANCE_ANY unless a specific one required for test
10000  * purposes.
10001  */
10002 #define MC_CMD_INIT_EVQ_V2_IN_IRQ_NUM_OFST 24
10003 #define MC_CMD_INIT_EVQ_V2_IN_IRQ_NUM_LEN 4
10004 /* Event Counter Mode. */
10005 #define MC_CMD_INIT_EVQ_V2_IN_COUNT_MODE_OFST 28
10006 #define MC_CMD_INIT_EVQ_V2_IN_COUNT_MODE_LEN 4
10007 /* enum: Disabled */
10008 #define MC_CMD_INIT_EVQ_V2_IN_COUNT_MODE_DIS 0x0
10009 /* enum: Disabled */
10010 #define MC_CMD_INIT_EVQ_V2_IN_COUNT_MODE_RX 0x1
10011 /* enum: Disabled */
10012 #define MC_CMD_INIT_EVQ_V2_IN_COUNT_MODE_TX 0x2
10013 /* enum: Disabled */
10014 #define MC_CMD_INIT_EVQ_V2_IN_COUNT_MODE_RXTX 0x3
10015 /* Event queue packet count threshold. */
10016 #define MC_CMD_INIT_EVQ_V2_IN_COUNT_THRSHLD_OFST 32
10017 #define MC_CMD_INIT_EVQ_V2_IN_COUNT_THRSHLD_LEN 4
10018 /* 64-bit address of 4k of 4k-aligned host memory buffer */
10019 #define MC_CMD_INIT_EVQ_V2_IN_DMA_ADDR_OFST 36
10020 #define MC_CMD_INIT_EVQ_V2_IN_DMA_ADDR_LEN 8
10021 #define MC_CMD_INIT_EVQ_V2_IN_DMA_ADDR_LO_OFST 36
10022 #define MC_CMD_INIT_EVQ_V2_IN_DMA_ADDR_LO_LEN 4
10023 #define MC_CMD_INIT_EVQ_V2_IN_DMA_ADDR_LO_LBN 288
10024 #define MC_CMD_INIT_EVQ_V2_IN_DMA_ADDR_LO_WIDTH 32
10025 #define MC_CMD_INIT_EVQ_V2_IN_DMA_ADDR_HI_OFST 40
10026 #define MC_CMD_INIT_EVQ_V2_IN_DMA_ADDR_HI_LEN 4
10027 #define MC_CMD_INIT_EVQ_V2_IN_DMA_ADDR_HI_LBN 320
10028 #define MC_CMD_INIT_EVQ_V2_IN_DMA_ADDR_HI_WIDTH 32
10029 #define MC_CMD_INIT_EVQ_V2_IN_DMA_ADDR_MINNUM 1
10030 #define MC_CMD_INIT_EVQ_V2_IN_DMA_ADDR_MAXNUM 64
10031 #define MC_CMD_INIT_EVQ_V2_IN_DMA_ADDR_MAXNUM_MCDI2 64
10032
10033 /* MC_CMD_INIT_EVQ_V2_OUT msgresponse */
10034 #define MC_CMD_INIT_EVQ_V2_OUT_LEN 8
10035 /* Only valid if INTRFLAG was true */
10036 #define MC_CMD_INIT_EVQ_V2_OUT_IRQ_OFST 0
10037 #define MC_CMD_INIT_EVQ_V2_OUT_IRQ_LEN 4
10038 /* Actual configuration applied on the card */
10039 #define MC_CMD_INIT_EVQ_V2_OUT_FLAGS_OFST 4
10040 #define MC_CMD_INIT_EVQ_V2_OUT_FLAGS_LEN 4
10041 #define MC_CMD_INIT_EVQ_V2_OUT_FLAG_CUT_THRU_OFST 4
10042 #define MC_CMD_INIT_EVQ_V2_OUT_FLAG_CUT_THRU_LBN 0
10043 #define MC_CMD_INIT_EVQ_V2_OUT_FLAG_CUT_THRU_WIDTH 1
10044 #define MC_CMD_INIT_EVQ_V2_OUT_FLAG_RX_MERGE_OFST 4
10045 #define MC_CMD_INIT_EVQ_V2_OUT_FLAG_RX_MERGE_LBN 1
10046 #define MC_CMD_INIT_EVQ_V2_OUT_FLAG_RX_MERGE_WIDTH 1
10047 #define MC_CMD_INIT_EVQ_V2_OUT_FLAG_TX_MERGE_OFST 4
10048 #define MC_CMD_INIT_EVQ_V2_OUT_FLAG_TX_MERGE_LBN 2
10049 #define MC_CMD_INIT_EVQ_V2_OUT_FLAG_TX_MERGE_WIDTH 1
10050 #define MC_CMD_INIT_EVQ_V2_OUT_FLAG_RXQ_FORCE_EV_MERGING_OFST 4
10051 #define MC_CMD_INIT_EVQ_V2_OUT_FLAG_RXQ_FORCE_EV_MERGING_LBN 3
10052 #define MC_CMD_INIT_EVQ_V2_OUT_FLAG_RXQ_FORCE_EV_MERGING_WIDTH 1
10053
10054 /* QUEUE_CRC_MODE structuredef */
10055 #define QUEUE_CRC_MODE_LEN 1
10056 #define QUEUE_CRC_MODE_MODE_LBN 0
10057 #define QUEUE_CRC_MODE_MODE_WIDTH 4
10058 /* enum: No CRC. */
10059 #define QUEUE_CRC_MODE_NONE 0x0
10060 /* enum: CRC Fiber channel over ethernet. */
10061 #define QUEUE_CRC_MODE_FCOE 0x1
10062 /* enum: CRC (digest) iSCSI header only. */
10063 #define QUEUE_CRC_MODE_ISCSI_HDR 0x2
10064 /* enum: CRC (digest) iSCSI header and payload. */
10065 #define QUEUE_CRC_MODE_ISCSI 0x3
10066 /* enum: CRC Fiber channel over IP over ethernet. */
10067 #define QUEUE_CRC_MODE_FCOIPOE 0x4
10068 /* enum: CRC MPA. */
10069 #define QUEUE_CRC_MODE_MPA 0x5
10070 #define QUEUE_CRC_MODE_SPARE_LBN 4
10071 #define QUEUE_CRC_MODE_SPARE_WIDTH 4
10072
10073
10074 /***********************************/
10075 /* MC_CMD_INIT_RXQ
10076  * set up a receive queue according to the supplied parameters. The IN
10077  * arguments end with an address for each 4k of host memory required to back
10078  * the RXQ.
10079  */
10080 #define MC_CMD_INIT_RXQ 0x81
10081 #define MC_CMD_INIT_RXQ_MSGSET 0x81
10082 #undef  MC_CMD_0x81_PRIVILEGE_CTG
10083
10084 #define MC_CMD_0x81_PRIVILEGE_CTG SRIOV_CTG_GENERAL
10085
10086 /* MC_CMD_INIT_RXQ_IN msgrequest: Legacy RXQ_INIT request. Use extended version
10087  * in new code.
10088  */
10089 #define MC_CMD_INIT_RXQ_IN_LENMIN 36
10090 #define MC_CMD_INIT_RXQ_IN_LENMAX 252
10091 #define MC_CMD_INIT_RXQ_IN_LENMAX_MCDI2 1020
10092 #define MC_CMD_INIT_RXQ_IN_LEN(num) (28+8*(num))
10093 #define MC_CMD_INIT_RXQ_IN_DMA_ADDR_NUM(len) (((len)-28)/8)
10094 /* Size, in entries */
10095 #define MC_CMD_INIT_RXQ_IN_SIZE_OFST 0
10096 #define MC_CMD_INIT_RXQ_IN_SIZE_LEN 4
10097 /* The EVQ to send events to. This is an index originally specified to INIT_EVQ
10098  */
10099 #define MC_CMD_INIT_RXQ_IN_TARGET_EVQ_OFST 4
10100 #define MC_CMD_INIT_RXQ_IN_TARGET_EVQ_LEN 4
10101 /* The value to put in the event data. Check hardware spec. for valid range. */
10102 #define MC_CMD_INIT_RXQ_IN_LABEL_OFST 8
10103 #define MC_CMD_INIT_RXQ_IN_LABEL_LEN 4
10104 /* Desired instance. Must be set to a specific instance, which is a function
10105  * local queue index. The calling client must be the currently-assigned user of
10106  * this VI (see MC_CMD_SET_VI_USER).
10107  */
10108 #define MC_CMD_INIT_RXQ_IN_INSTANCE_OFST 12
10109 #define MC_CMD_INIT_RXQ_IN_INSTANCE_LEN 4
10110 /* There will be more flags here. */
10111 #define MC_CMD_INIT_RXQ_IN_FLAGS_OFST 16
10112 #define MC_CMD_INIT_RXQ_IN_FLAGS_LEN 4
10113 #define MC_CMD_INIT_RXQ_IN_FLAG_BUFF_MODE_OFST 16
10114 #define MC_CMD_INIT_RXQ_IN_FLAG_BUFF_MODE_LBN 0
10115 #define MC_CMD_INIT_RXQ_IN_FLAG_BUFF_MODE_WIDTH 1
10116 #define MC_CMD_INIT_RXQ_IN_FLAG_HDR_SPLIT_OFST 16
10117 #define MC_CMD_INIT_RXQ_IN_FLAG_HDR_SPLIT_LBN 1
10118 #define MC_CMD_INIT_RXQ_IN_FLAG_HDR_SPLIT_WIDTH 1
10119 #define MC_CMD_INIT_RXQ_IN_FLAG_TIMESTAMP_OFST 16
10120 #define MC_CMD_INIT_RXQ_IN_FLAG_TIMESTAMP_LBN 2
10121 #define MC_CMD_INIT_RXQ_IN_FLAG_TIMESTAMP_WIDTH 1
10122 #define MC_CMD_INIT_RXQ_IN_CRC_MODE_OFST 16
10123 #define MC_CMD_INIT_RXQ_IN_CRC_MODE_LBN 3
10124 #define MC_CMD_INIT_RXQ_IN_CRC_MODE_WIDTH 4
10125 #define MC_CMD_INIT_RXQ_IN_FLAG_CHAIN_OFST 16
10126 #define MC_CMD_INIT_RXQ_IN_FLAG_CHAIN_LBN 7
10127 #define MC_CMD_INIT_RXQ_IN_FLAG_CHAIN_WIDTH 1
10128 #define MC_CMD_INIT_RXQ_IN_FLAG_PREFIX_OFST 16
10129 #define MC_CMD_INIT_RXQ_IN_FLAG_PREFIX_LBN 8
10130 #define MC_CMD_INIT_RXQ_IN_FLAG_PREFIX_WIDTH 1
10131 #define MC_CMD_INIT_RXQ_IN_FLAG_DISABLE_SCATTER_OFST 16
10132 #define MC_CMD_INIT_RXQ_IN_FLAG_DISABLE_SCATTER_LBN 9
10133 #define MC_CMD_INIT_RXQ_IN_FLAG_DISABLE_SCATTER_WIDTH 1
10134 #define MC_CMD_INIT_RXQ_IN_UNUSED_OFST 16
10135 #define MC_CMD_INIT_RXQ_IN_UNUSED_LBN 10
10136 #define MC_CMD_INIT_RXQ_IN_UNUSED_WIDTH 1
10137 /* Owner ID to use if in buffer mode (zero if physical) */
10138 #define MC_CMD_INIT_RXQ_IN_OWNER_ID_OFST 20
10139 #define MC_CMD_INIT_RXQ_IN_OWNER_ID_LEN 4
10140 /* The port ID associated with the v-adaptor which should contain this DMAQ. */
10141 #define MC_CMD_INIT_RXQ_IN_PORT_ID_OFST 24
10142 #define MC_CMD_INIT_RXQ_IN_PORT_ID_LEN 4
10143 /* 64-bit address of 4k of 4k-aligned host memory buffer */
10144 #define MC_CMD_INIT_RXQ_IN_DMA_ADDR_OFST 28
10145 #define MC_CMD_INIT_RXQ_IN_DMA_ADDR_LEN 8
10146 #define MC_CMD_INIT_RXQ_IN_DMA_ADDR_LO_OFST 28
10147 #define MC_CMD_INIT_RXQ_IN_DMA_ADDR_LO_LEN 4
10148 #define MC_CMD_INIT_RXQ_IN_DMA_ADDR_LO_LBN 224
10149 #define MC_CMD_INIT_RXQ_IN_DMA_ADDR_LO_WIDTH 32
10150 #define MC_CMD_INIT_RXQ_IN_DMA_ADDR_HI_OFST 32
10151 #define MC_CMD_INIT_RXQ_IN_DMA_ADDR_HI_LEN 4
10152 #define MC_CMD_INIT_RXQ_IN_DMA_ADDR_HI_LBN 256
10153 #define MC_CMD_INIT_RXQ_IN_DMA_ADDR_HI_WIDTH 32
10154 #define MC_CMD_INIT_RXQ_IN_DMA_ADDR_MINNUM 1
10155 #define MC_CMD_INIT_RXQ_IN_DMA_ADDR_MAXNUM 28
10156 #define MC_CMD_INIT_RXQ_IN_DMA_ADDR_MAXNUM_MCDI2 124
10157
10158 /* MC_CMD_INIT_RXQ_EXT_IN msgrequest: Extended RXQ_INIT with additional mode
10159  * flags
10160  */
10161 #define MC_CMD_INIT_RXQ_EXT_IN_LEN 544
10162 /* Size, in entries */
10163 #define MC_CMD_INIT_RXQ_EXT_IN_SIZE_OFST 0
10164 #define MC_CMD_INIT_RXQ_EXT_IN_SIZE_LEN 4
10165 /* The EVQ to send events to. This is an index originally specified to
10166  * INIT_EVQ. If DMA_MODE == PACKED_STREAM this must be equal to INSTANCE.
10167  */
10168 #define MC_CMD_INIT_RXQ_EXT_IN_TARGET_EVQ_OFST 4
10169 #define MC_CMD_INIT_RXQ_EXT_IN_TARGET_EVQ_LEN 4
10170 /* The value to put in the event data. Check hardware spec. for valid range.
10171  * This field is ignored if DMA_MODE == EQUAL_STRIDE_SUPER_BUFFER or DMA_MODE
10172  * == PACKED_STREAM.
10173  */
10174 #define MC_CMD_INIT_RXQ_EXT_IN_LABEL_OFST 8
10175 #define MC_CMD_INIT_RXQ_EXT_IN_LABEL_LEN 4
10176 /* Desired instance. Must be set to a specific instance, which is a function
10177  * local queue index. The calling client must be the currently-assigned user of
10178  * this VI (see MC_CMD_SET_VI_USER).
10179  */
10180 #define MC_CMD_INIT_RXQ_EXT_IN_INSTANCE_OFST 12
10181 #define MC_CMD_INIT_RXQ_EXT_IN_INSTANCE_LEN 4
10182 /* There will be more flags here. */
10183 #define MC_CMD_INIT_RXQ_EXT_IN_FLAGS_OFST 16
10184 #define MC_CMD_INIT_RXQ_EXT_IN_FLAGS_LEN 4
10185 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_BUFF_MODE_OFST 16
10186 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_BUFF_MODE_LBN 0
10187 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_BUFF_MODE_WIDTH 1
10188 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_HDR_SPLIT_OFST 16
10189 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_HDR_SPLIT_LBN 1
10190 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_HDR_SPLIT_WIDTH 1
10191 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_TIMESTAMP_OFST 16
10192 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_TIMESTAMP_LBN 2
10193 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_TIMESTAMP_WIDTH 1
10194 #define MC_CMD_INIT_RXQ_EXT_IN_CRC_MODE_OFST 16
10195 #define MC_CMD_INIT_RXQ_EXT_IN_CRC_MODE_LBN 3
10196 #define MC_CMD_INIT_RXQ_EXT_IN_CRC_MODE_WIDTH 4
10197 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_CHAIN_OFST 16
10198 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_CHAIN_LBN 7
10199 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_CHAIN_WIDTH 1
10200 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_PREFIX_OFST 16
10201 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_PREFIX_LBN 8
10202 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_PREFIX_WIDTH 1
10203 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_DISABLE_SCATTER_OFST 16
10204 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_DISABLE_SCATTER_LBN 9
10205 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_DISABLE_SCATTER_WIDTH 1
10206 #define MC_CMD_INIT_RXQ_EXT_IN_DMA_MODE_OFST 16
10207 #define MC_CMD_INIT_RXQ_EXT_IN_DMA_MODE_LBN 10
10208 #define MC_CMD_INIT_RXQ_EXT_IN_DMA_MODE_WIDTH 4
10209 /* enum: One packet per descriptor (for normal networking) */
10210 #define MC_CMD_INIT_RXQ_EXT_IN_SINGLE_PACKET 0x0
10211 /* enum: Pack multiple packets into large descriptors (for SolarCapture) */
10212 #define MC_CMD_INIT_RXQ_EXT_IN_PACKED_STREAM 0x1
10213 /* enum: Pack multiple packets into large descriptors using the format designed
10214  * to maximise packet rate. This mode uses 1 "bucket" per descriptor with
10215  * multiple fixed-size packet buffers within each bucket. For a full
10216  * description see SF-119419-TC. This mode is only supported by "dpdk" datapath
10217  * firmware.
10218  */
10219 #define MC_CMD_INIT_RXQ_EXT_IN_EQUAL_STRIDE_SUPER_BUFFER 0x2
10220 /* enum: Deprecated name for EQUAL_STRIDE_SUPER_BUFFER. */
10221 #define MC_CMD_INIT_RXQ_EXT_IN_EQUAL_STRIDE_PACKED_STREAM 0x2
10222 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_SNAPSHOT_MODE_OFST 16
10223 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_SNAPSHOT_MODE_LBN 14
10224 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_SNAPSHOT_MODE_WIDTH 1
10225 #define MC_CMD_INIT_RXQ_EXT_IN_PACKED_STREAM_BUFF_SIZE_OFST 16
10226 #define MC_CMD_INIT_RXQ_EXT_IN_PACKED_STREAM_BUFF_SIZE_LBN 15
10227 #define MC_CMD_INIT_RXQ_EXT_IN_PACKED_STREAM_BUFF_SIZE_WIDTH 3
10228 #define MC_CMD_INIT_RXQ_EXT_IN_PS_BUFF_1M 0x0 /* enum */
10229 #define MC_CMD_INIT_RXQ_EXT_IN_PS_BUFF_512K 0x1 /* enum */
10230 #define MC_CMD_INIT_RXQ_EXT_IN_PS_BUFF_256K 0x2 /* enum */
10231 #define MC_CMD_INIT_RXQ_EXT_IN_PS_BUFF_128K 0x3 /* enum */
10232 #define MC_CMD_INIT_RXQ_EXT_IN_PS_BUFF_64K 0x4 /* enum */
10233 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_WANT_OUTER_CLASSES_OFST 16
10234 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_WANT_OUTER_CLASSES_LBN 18
10235 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_WANT_OUTER_CLASSES_WIDTH 1
10236 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_FORCE_EV_MERGING_OFST 16
10237 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_FORCE_EV_MERGING_LBN 19
10238 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_FORCE_EV_MERGING_WIDTH 1
10239 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_NO_CONT_EV_OFST 16
10240 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_NO_CONT_EV_LBN 20
10241 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_NO_CONT_EV_WIDTH 1
10242 /* Owner ID to use if in buffer mode (zero if physical) */
10243 #define MC_CMD_INIT_RXQ_EXT_IN_OWNER_ID_OFST 20
10244 #define MC_CMD_INIT_RXQ_EXT_IN_OWNER_ID_LEN 4
10245 /* The port ID associated with the v-adaptor which should contain this DMAQ. */
10246 #define MC_CMD_INIT_RXQ_EXT_IN_PORT_ID_OFST 24
10247 #define MC_CMD_INIT_RXQ_EXT_IN_PORT_ID_LEN 4
10248 /* 64-bit address of 4k of 4k-aligned host memory buffer */
10249 #define MC_CMD_INIT_RXQ_EXT_IN_DMA_ADDR_OFST 28
10250 #define MC_CMD_INIT_RXQ_EXT_IN_DMA_ADDR_LEN 8
10251 #define MC_CMD_INIT_RXQ_EXT_IN_DMA_ADDR_LO_OFST 28
10252 #define MC_CMD_INIT_RXQ_EXT_IN_DMA_ADDR_LO_LEN 4
10253 #define MC_CMD_INIT_RXQ_EXT_IN_DMA_ADDR_LO_LBN 224
10254 #define MC_CMD_INIT_RXQ_EXT_IN_DMA_ADDR_LO_WIDTH 32
10255 #define MC_CMD_INIT_RXQ_EXT_IN_DMA_ADDR_HI_OFST 32
10256 #define MC_CMD_INIT_RXQ_EXT_IN_DMA_ADDR_HI_LEN 4
10257 #define MC_CMD_INIT_RXQ_EXT_IN_DMA_ADDR_HI_LBN 256
10258 #define MC_CMD_INIT_RXQ_EXT_IN_DMA_ADDR_HI_WIDTH 32
10259 #define MC_CMD_INIT_RXQ_EXT_IN_DMA_ADDR_NUM 64
10260 /* Maximum length of packet to receive, if SNAPSHOT_MODE flag is set */
10261 #define MC_CMD_INIT_RXQ_EXT_IN_SNAPSHOT_LENGTH_OFST 540
10262 #define MC_CMD_INIT_RXQ_EXT_IN_SNAPSHOT_LENGTH_LEN 4
10263
10264 /* MC_CMD_INIT_RXQ_V3_IN msgrequest */
10265 #define MC_CMD_INIT_RXQ_V3_IN_LEN 560
10266 /* Size, in entries */
10267 #define MC_CMD_INIT_RXQ_V3_IN_SIZE_OFST 0
10268 #define MC_CMD_INIT_RXQ_V3_IN_SIZE_LEN 4
10269 /* The EVQ to send events to. This is an index originally specified to
10270  * INIT_EVQ. If DMA_MODE == PACKED_STREAM this must be equal to INSTANCE.
10271  */
10272 #define MC_CMD_INIT_RXQ_V3_IN_TARGET_EVQ_OFST 4
10273 #define MC_CMD_INIT_RXQ_V3_IN_TARGET_EVQ_LEN 4
10274 /* The value to put in the event data. Check hardware spec. for valid range.
10275  * This field is ignored if DMA_MODE == EQUAL_STRIDE_SUPER_BUFFER or DMA_MODE
10276  * == PACKED_STREAM.
10277  */
10278 #define MC_CMD_INIT_RXQ_V3_IN_LABEL_OFST 8
10279 #define MC_CMD_INIT_RXQ_V3_IN_LABEL_LEN 4
10280 /* Desired instance. Must be set to a specific instance, which is a function
10281  * local queue index. The calling client must be the currently-assigned user of
10282  * this VI (see MC_CMD_SET_VI_USER).
10283  */
10284 #define MC_CMD_INIT_RXQ_V3_IN_INSTANCE_OFST 12
10285 #define MC_CMD_INIT_RXQ_V3_IN_INSTANCE_LEN 4
10286 /* There will be more flags here. */
10287 #define MC_CMD_INIT_RXQ_V3_IN_FLAGS_OFST 16
10288 #define MC_CMD_INIT_RXQ_V3_IN_FLAGS_LEN 4
10289 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_BUFF_MODE_OFST 16
10290 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_BUFF_MODE_LBN 0
10291 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_BUFF_MODE_WIDTH 1
10292 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_HDR_SPLIT_OFST 16
10293 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_HDR_SPLIT_LBN 1
10294 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_HDR_SPLIT_WIDTH 1
10295 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_TIMESTAMP_OFST 16
10296 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_TIMESTAMP_LBN 2
10297 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_TIMESTAMP_WIDTH 1
10298 #define MC_CMD_INIT_RXQ_V3_IN_CRC_MODE_OFST 16
10299 #define MC_CMD_INIT_RXQ_V3_IN_CRC_MODE_LBN 3
10300 #define MC_CMD_INIT_RXQ_V3_IN_CRC_MODE_WIDTH 4
10301 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_CHAIN_OFST 16
10302 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_CHAIN_LBN 7
10303 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_CHAIN_WIDTH 1
10304 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_PREFIX_OFST 16
10305 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_PREFIX_LBN 8
10306 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_PREFIX_WIDTH 1
10307 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_DISABLE_SCATTER_OFST 16
10308 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_DISABLE_SCATTER_LBN 9
10309 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_DISABLE_SCATTER_WIDTH 1
10310 #define MC_CMD_INIT_RXQ_V3_IN_DMA_MODE_OFST 16
10311 #define MC_CMD_INIT_RXQ_V3_IN_DMA_MODE_LBN 10
10312 #define MC_CMD_INIT_RXQ_V3_IN_DMA_MODE_WIDTH 4
10313 /* enum: One packet per descriptor (for normal networking) */
10314 #define MC_CMD_INIT_RXQ_V3_IN_SINGLE_PACKET 0x0
10315 /* enum: Pack multiple packets into large descriptors (for SolarCapture) */
10316 #define MC_CMD_INIT_RXQ_V3_IN_PACKED_STREAM 0x1
10317 /* enum: Pack multiple packets into large descriptors using the format designed
10318  * to maximise packet rate. This mode uses 1 "bucket" per descriptor with
10319  * multiple fixed-size packet buffers within each bucket. For a full
10320  * description see SF-119419-TC. This mode is only supported by "dpdk" datapath
10321  * firmware.
10322  */
10323 #define MC_CMD_INIT_RXQ_V3_IN_EQUAL_STRIDE_SUPER_BUFFER 0x2
10324 /* enum: Deprecated name for EQUAL_STRIDE_SUPER_BUFFER. */
10325 #define MC_CMD_INIT_RXQ_V3_IN_EQUAL_STRIDE_PACKED_STREAM 0x2
10326 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_SNAPSHOT_MODE_OFST 16
10327 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_SNAPSHOT_MODE_LBN 14
10328 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_SNAPSHOT_MODE_WIDTH 1
10329 #define MC_CMD_INIT_RXQ_V3_IN_PACKED_STREAM_BUFF_SIZE_OFST 16
10330 #define MC_CMD_INIT_RXQ_V3_IN_PACKED_STREAM_BUFF_SIZE_LBN 15
10331 #define MC_CMD_INIT_RXQ_V3_IN_PACKED_STREAM_BUFF_SIZE_WIDTH 3
10332 #define MC_CMD_INIT_RXQ_V3_IN_PS_BUFF_1M 0x0 /* enum */
10333 #define MC_CMD_INIT_RXQ_V3_IN_PS_BUFF_512K 0x1 /* enum */
10334 #define MC_CMD_INIT_RXQ_V3_IN_PS_BUFF_256K 0x2 /* enum */
10335 #define MC_CMD_INIT_RXQ_V3_IN_PS_BUFF_128K 0x3 /* enum */
10336 #define MC_CMD_INIT_RXQ_V3_IN_PS_BUFF_64K 0x4 /* enum */
10337 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_WANT_OUTER_CLASSES_OFST 16
10338 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_WANT_OUTER_CLASSES_LBN 18
10339 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_WANT_OUTER_CLASSES_WIDTH 1
10340 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_FORCE_EV_MERGING_OFST 16
10341 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_FORCE_EV_MERGING_LBN 19
10342 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_FORCE_EV_MERGING_WIDTH 1
10343 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_NO_CONT_EV_OFST 16
10344 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_NO_CONT_EV_LBN 20
10345 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_NO_CONT_EV_WIDTH 1
10346 /* Owner ID to use if in buffer mode (zero if physical) */
10347 #define MC_CMD_INIT_RXQ_V3_IN_OWNER_ID_OFST 20
10348 #define MC_CMD_INIT_RXQ_V3_IN_OWNER_ID_LEN 4
10349 /* The port ID associated with the v-adaptor which should contain this DMAQ. */
10350 #define MC_CMD_INIT_RXQ_V3_IN_PORT_ID_OFST 24
10351 #define MC_CMD_INIT_RXQ_V3_IN_PORT_ID_LEN 4
10352 /* 64-bit address of 4k of 4k-aligned host memory buffer */
10353 #define MC_CMD_INIT_RXQ_V3_IN_DMA_ADDR_OFST 28
10354 #define MC_CMD_INIT_RXQ_V3_IN_DMA_ADDR_LEN 8
10355 #define MC_CMD_INIT_RXQ_V3_IN_DMA_ADDR_LO_OFST 28
10356 #define MC_CMD_INIT_RXQ_V3_IN_DMA_ADDR_LO_LEN 4
10357 #define MC_CMD_INIT_RXQ_V3_IN_DMA_ADDR_LO_LBN 224
10358 #define MC_CMD_INIT_RXQ_V3_IN_DMA_ADDR_LO_WIDTH 32
10359 #define MC_CMD_INIT_RXQ_V3_IN_DMA_ADDR_HI_OFST 32
10360 #define MC_CMD_INIT_RXQ_V3_IN_DMA_ADDR_HI_LEN 4
10361 #define MC_CMD_INIT_RXQ_V3_IN_DMA_ADDR_HI_LBN 256
10362 #define MC_CMD_INIT_RXQ_V3_IN_DMA_ADDR_HI_WIDTH 32
10363 #define MC_CMD_INIT_RXQ_V3_IN_DMA_ADDR_NUM 64
10364 /* Maximum length of packet to receive, if SNAPSHOT_MODE flag is set */
10365 #define MC_CMD_INIT_RXQ_V3_IN_SNAPSHOT_LENGTH_OFST 540
10366 #define MC_CMD_INIT_RXQ_V3_IN_SNAPSHOT_LENGTH_LEN 4
10367 /* The number of packet buffers that will be contained within each
10368  * EQUAL_STRIDE_SUPER_BUFFER format bucket supplied by the driver. This field
10369  * is ignored unless DMA_MODE == EQUAL_STRIDE_SUPER_BUFFER.
10370  */
10371 #define MC_CMD_INIT_RXQ_V3_IN_ES_PACKET_BUFFERS_PER_BUCKET_OFST 544
10372 #define MC_CMD_INIT_RXQ_V3_IN_ES_PACKET_BUFFERS_PER_BUCKET_LEN 4
10373 /* The length in bytes of the area in each packet buffer that can be written to
10374  * by the adapter. This is used to store the packet prefix and the packet
10375  * payload. This length does not include any end padding added by the driver.
10376  * This field is ignored unless DMA_MODE == EQUAL_STRIDE_SUPER_BUFFER.
10377  */
10378 #define MC_CMD_INIT_RXQ_V3_IN_ES_MAX_DMA_LEN_OFST 548
10379 #define MC_CMD_INIT_RXQ_V3_IN_ES_MAX_DMA_LEN_LEN 4
10380 /* The length in bytes of a single packet buffer within a
10381  * EQUAL_STRIDE_SUPER_BUFFER format bucket. This field is ignored unless
10382  * DMA_MODE == EQUAL_STRIDE_SUPER_BUFFER.
10383  */
10384 #define MC_CMD_INIT_RXQ_V3_IN_ES_PACKET_STRIDE_OFST 552
10385 #define MC_CMD_INIT_RXQ_V3_IN_ES_PACKET_STRIDE_LEN 4
10386 /* The maximum time in nanoseconds that the datapath will be backpressured if
10387  * there are no RX descriptors available. If the timeout is reached and there
10388  * are still no descriptors then the packet will be dropped. A timeout of 0
10389  * means the datapath will never be blocked. This field is ignored unless
10390  * DMA_MODE == EQUAL_STRIDE_SUPER_BUFFER.
10391  */
10392 #define MC_CMD_INIT_RXQ_V3_IN_ES_HEAD_OF_LINE_BLOCK_TIMEOUT_OFST 556
10393 #define MC_CMD_INIT_RXQ_V3_IN_ES_HEAD_OF_LINE_BLOCK_TIMEOUT_LEN 4
10394
10395 /* MC_CMD_INIT_RXQ_V4_IN msgrequest: INIT_RXQ request with new field required
10396  * for systems with a QDMA (currently, Riverhead)
10397  */
10398 #define MC_CMD_INIT_RXQ_V4_IN_LEN 564
10399 /* Size, in entries */
10400 #define MC_CMD_INIT_RXQ_V4_IN_SIZE_OFST 0
10401 #define MC_CMD_INIT_RXQ_V4_IN_SIZE_LEN 4
10402 /* The EVQ to send events to. This is an index originally specified to
10403  * INIT_EVQ. If DMA_MODE == PACKED_STREAM this must be equal to INSTANCE.
10404  */
10405 #define MC_CMD_INIT_RXQ_V4_IN_TARGET_EVQ_OFST 4
10406 #define MC_CMD_INIT_RXQ_V4_IN_TARGET_EVQ_LEN 4
10407 /* The value to put in the event data. Check hardware spec. for valid range.
10408  * This field is ignored if DMA_MODE == EQUAL_STRIDE_SUPER_BUFFER or DMA_MODE
10409  * == PACKED_STREAM.
10410  */
10411 #define MC_CMD_INIT_RXQ_V4_IN_LABEL_OFST 8
10412 #define MC_CMD_INIT_RXQ_V4_IN_LABEL_LEN 4
10413 /* Desired instance. Must be set to a specific instance, which is a function
10414  * local queue index. The calling client must be the currently-assigned user of
10415  * this VI (see MC_CMD_SET_VI_USER).
10416  */
10417 #define MC_CMD_INIT_RXQ_V4_IN_INSTANCE_OFST 12
10418 #define MC_CMD_INIT_RXQ_V4_IN_INSTANCE_LEN 4
10419 /* There will be more flags here. */
10420 #define MC_CMD_INIT_RXQ_V4_IN_FLAGS_OFST 16
10421 #define MC_CMD_INIT_RXQ_V4_IN_FLAGS_LEN 4
10422 #define MC_CMD_INIT_RXQ_V4_IN_FLAG_BUFF_MODE_OFST 16
10423 #define MC_CMD_INIT_RXQ_V4_IN_FLAG_BUFF_MODE_LBN 0
10424 #define MC_CMD_INIT_RXQ_V4_IN_FLAG_BUFF_MODE_WIDTH 1
10425 #define MC_CMD_INIT_RXQ_V4_IN_FLAG_HDR_SPLIT_OFST 16
10426 #define MC_CMD_INIT_RXQ_V4_IN_FLAG_HDR_SPLIT_LBN 1
10427 #define MC_CMD_INIT_RXQ_V4_IN_FLAG_HDR_SPLIT_WIDTH 1
10428 #define MC_CMD_INIT_RXQ_V4_IN_FLAG_TIMESTAMP_OFST 16
10429 #define MC_CMD_INIT_RXQ_V4_IN_FLAG_TIMESTAMP_LBN 2
10430 #define MC_CMD_INIT_RXQ_V4_IN_FLAG_TIMESTAMP_WIDTH 1
10431 #define MC_CMD_INIT_RXQ_V4_IN_CRC_MODE_OFST 16
10432 #define MC_CMD_INIT_RXQ_V4_IN_CRC_MODE_LBN 3
10433 #define MC_CMD_INIT_RXQ_V4_IN_CRC_MODE_WIDTH 4
10434 #define MC_CMD_INIT_RXQ_V4_IN_FLAG_CHAIN_OFST 16
10435 #define MC_CMD_INIT_RXQ_V4_IN_FLAG_CHAIN_LBN 7
10436 #define MC_CMD_INIT_RXQ_V4_IN_FLAG_CHAIN_WIDTH 1
10437 #define MC_CMD_INIT_RXQ_V4_IN_FLAG_PREFIX_OFST 16
10438 #define MC_CMD_INIT_RXQ_V4_IN_FLAG_PREFIX_LBN 8
10439 #define MC_CMD_INIT_RXQ_V4_IN_FLAG_PREFIX_WIDTH 1
10440 #define MC_CMD_INIT_RXQ_V4_IN_FLAG_DISABLE_SCATTER_OFST 16
10441 #define MC_CMD_INIT_RXQ_V4_IN_FLAG_DISABLE_SCATTER_LBN 9
10442 #define MC_CMD_INIT_RXQ_V4_IN_FLAG_DISABLE_SCATTER_WIDTH 1
10443 #define MC_CMD_INIT_RXQ_V4_IN_DMA_MODE_OFST 16
10444 #define MC_CMD_INIT_RXQ_V4_IN_DMA_MODE_LBN 10
10445 #define MC_CMD_INIT_RXQ_V4_IN_DMA_MODE_WIDTH 4
10446 /* enum: One packet per descriptor (for normal networking) */
10447 #define MC_CMD_INIT_RXQ_V4_IN_SINGLE_PACKET 0x0
10448 /* enum: Pack multiple packets into large descriptors (for SolarCapture) */
10449 #define MC_CMD_INIT_RXQ_V4_IN_PACKED_STREAM 0x1
10450 /* enum: Pack multiple packets into large descriptors using the format designed
10451  * to maximise packet rate. This mode uses 1 "bucket" per descriptor with
10452  * multiple fixed-size packet buffers within each bucket. For a full
10453  * description see SF-119419-TC. This mode is only supported by "dpdk" datapath
10454  * firmware.
10455  */
10456 #define MC_CMD_INIT_RXQ_V4_IN_EQUAL_STRIDE_SUPER_BUFFER 0x2
10457 /* enum: Deprecated name for EQUAL_STRIDE_SUPER_BUFFER. */
10458 #define MC_CMD_INIT_RXQ_V4_IN_EQUAL_STRIDE_PACKED_STREAM 0x2
10459 #define MC_CMD_INIT_RXQ_V4_IN_FLAG_SNAPSHOT_MODE_OFST 16
10460 #define MC_CMD_INIT_RXQ_V4_IN_FLAG_SNAPSHOT_MODE_LBN 14
10461 #define MC_CMD_INIT_RXQ_V4_IN_FLAG_SNAPSHOT_MODE_WIDTH 1
10462 #define MC_CMD_INIT_RXQ_V4_IN_PACKED_STREAM_BUFF_SIZE_OFST 16
10463 #define MC_CMD_INIT_RXQ_V4_IN_PACKED_STREAM_BUFF_SIZE_LBN 15
10464 #define MC_CMD_INIT_RXQ_V4_IN_PACKED_STREAM_BUFF_SIZE_WIDTH 3
10465 #define MC_CMD_INIT_RXQ_V4_IN_PS_BUFF_1M 0x0 /* enum */
10466 #define MC_CMD_INIT_RXQ_V4_IN_PS_BUFF_512K 0x1 /* enum */
10467 #define MC_CMD_INIT_RXQ_V4_IN_PS_BUFF_256K 0x2 /* enum */
10468 #define MC_CMD_INIT_RXQ_V4_IN_PS_BUFF_128K 0x3 /* enum */
10469 #define MC_CMD_INIT_RXQ_V4_IN_PS_BUFF_64K 0x4 /* enum */
10470 #define MC_CMD_INIT_RXQ_V4_IN_FLAG_WANT_OUTER_CLASSES_OFST 16
10471 #define MC_CMD_INIT_RXQ_V4_IN_FLAG_WANT_OUTER_CLASSES_LBN 18
10472 #define MC_CMD_INIT_RXQ_V4_IN_FLAG_WANT_OUTER_CLASSES_WIDTH 1
10473 #define MC_CMD_INIT_RXQ_V4_IN_FLAG_FORCE_EV_MERGING_OFST 16
10474 #define MC_CMD_INIT_RXQ_V4_IN_FLAG_FORCE_EV_MERGING_LBN 19
10475 #define MC_CMD_INIT_RXQ_V4_IN_FLAG_FORCE_EV_MERGING_WIDTH 1
10476 #define MC_CMD_INIT_RXQ_V4_IN_FLAG_NO_CONT_EV_OFST 16
10477 #define MC_CMD_INIT_RXQ_V4_IN_FLAG_NO_CONT_EV_LBN 20
10478 #define MC_CMD_INIT_RXQ_V4_IN_FLAG_NO_CONT_EV_WIDTH 1
10479 /* Owner ID to use if in buffer mode (zero if physical) */
10480 #define MC_CMD_INIT_RXQ_V4_IN_OWNER_ID_OFST 20
10481 #define MC_CMD_INIT_RXQ_V4_IN_OWNER_ID_LEN 4
10482 /* The port ID associated with the v-adaptor which should contain this DMAQ. */
10483 #define MC_CMD_INIT_RXQ_V4_IN_PORT_ID_OFST 24
10484 #define MC_CMD_INIT_RXQ_V4_IN_PORT_ID_LEN 4
10485 /* 64-bit address of 4k of 4k-aligned host memory buffer */
10486 #define MC_CMD_INIT_RXQ_V4_IN_DMA_ADDR_OFST 28
10487 #define MC_CMD_INIT_RXQ_V4_IN_DMA_ADDR_LEN 8
10488 #define MC_CMD_INIT_RXQ_V4_IN_DMA_ADDR_LO_OFST 28
10489 #define MC_CMD_INIT_RXQ_V4_IN_DMA_ADDR_LO_LEN 4
10490 #define MC_CMD_INIT_RXQ_V4_IN_DMA_ADDR_LO_LBN 224
10491 #define MC_CMD_INIT_RXQ_V4_IN_DMA_ADDR_LO_WIDTH 32
10492 #define MC_CMD_INIT_RXQ_V4_IN_DMA_ADDR_HI_OFST 32
10493 #define MC_CMD_INIT_RXQ_V4_IN_DMA_ADDR_HI_LEN 4
10494 #define MC_CMD_INIT_RXQ_V4_IN_DMA_ADDR_HI_LBN 256
10495 #define MC_CMD_INIT_RXQ_V4_IN_DMA_ADDR_HI_WIDTH 32
10496 #define MC_CMD_INIT_RXQ_V4_IN_DMA_ADDR_NUM 64
10497 /* Maximum length of packet to receive, if SNAPSHOT_MODE flag is set */
10498 #define MC_CMD_INIT_RXQ_V4_IN_SNAPSHOT_LENGTH_OFST 540
10499 #define MC_CMD_INIT_RXQ_V4_IN_SNAPSHOT_LENGTH_LEN 4
10500 /* The number of packet buffers that will be contained within each
10501  * EQUAL_STRIDE_SUPER_BUFFER format bucket supplied by the driver. This field
10502  * is ignored unless DMA_MODE == EQUAL_STRIDE_SUPER_BUFFER.
10503  */
10504 #define MC_CMD_INIT_RXQ_V4_IN_ES_PACKET_BUFFERS_PER_BUCKET_OFST 544
10505 #define MC_CMD_INIT_RXQ_V4_IN_ES_PACKET_BUFFERS_PER_BUCKET_LEN 4
10506 /* The length in bytes of the area in each packet buffer that can be written to
10507  * by the adapter. This is used to store the packet prefix and the packet
10508  * payload. This length does not include any end padding added by the driver.
10509  * This field is ignored unless DMA_MODE == EQUAL_STRIDE_SUPER_BUFFER.
10510  */
10511 #define MC_CMD_INIT_RXQ_V4_IN_ES_MAX_DMA_LEN_OFST 548
10512 #define MC_CMD_INIT_RXQ_V4_IN_ES_MAX_DMA_LEN_LEN 4
10513 /* The length in bytes of a single packet buffer within a
10514  * EQUAL_STRIDE_SUPER_BUFFER format bucket. This field is ignored unless
10515  * DMA_MODE == EQUAL_STRIDE_SUPER_BUFFER.
10516  */
10517 #define MC_CMD_INIT_RXQ_V4_IN_ES_PACKET_STRIDE_OFST 552
10518 #define MC_CMD_INIT_RXQ_V4_IN_ES_PACKET_STRIDE_LEN 4
10519 /* The maximum time in nanoseconds that the datapath will be backpressured if
10520  * there are no RX descriptors available. If the timeout is reached and there
10521  * are still no descriptors then the packet will be dropped. A timeout of 0
10522  * means the datapath will never be blocked. This field is ignored unless
10523  * DMA_MODE == EQUAL_STRIDE_SUPER_BUFFER.
10524  */
10525 #define MC_CMD_INIT_RXQ_V4_IN_ES_HEAD_OF_LINE_BLOCK_TIMEOUT_OFST 556
10526 #define MC_CMD_INIT_RXQ_V4_IN_ES_HEAD_OF_LINE_BLOCK_TIMEOUT_LEN 4
10527 /* V4 message data */
10528 #define MC_CMD_INIT_RXQ_V4_IN_V4_DATA_OFST 560
10529 #define MC_CMD_INIT_RXQ_V4_IN_V4_DATA_LEN 4
10530 /* Size in bytes of buffers attached to descriptors posted to this queue. Set
10531  * to zero if using this message on non-QDMA based platforms. Currently in
10532  * Riverhead there is a global limit of eight different buffer sizes across all
10533  * active queues. A 2KB and 4KB buffer is guaranteed to be available, but a
10534  * request for a different buffer size will fail if there are already eight
10535  * other buffer sizes in use. In future Riverhead this limit will go away and
10536  * any size will be accepted.
10537  */
10538 #define MC_CMD_INIT_RXQ_V4_IN_BUFFER_SIZE_BYTES_OFST 560
10539 #define MC_CMD_INIT_RXQ_V4_IN_BUFFER_SIZE_BYTES_LEN 4
10540
10541 /* MC_CMD_INIT_RXQ_V5_IN msgrequest: INIT_RXQ request with ability to request a
10542  * different RX packet prefix
10543  */
10544 #define MC_CMD_INIT_RXQ_V5_IN_LEN 568
10545 /* Size, in entries */
10546 #define MC_CMD_INIT_RXQ_V5_IN_SIZE_OFST 0
10547 #define MC_CMD_INIT_RXQ_V5_IN_SIZE_LEN 4
10548 /* The EVQ to send events to. This is an index originally specified to
10549  * INIT_EVQ. If DMA_MODE == PACKED_STREAM this must be equal to INSTANCE.
10550  */
10551 #define MC_CMD_INIT_RXQ_V5_IN_TARGET_EVQ_OFST 4
10552 #define MC_CMD_INIT_RXQ_V5_IN_TARGET_EVQ_LEN 4
10553 /* The value to put in the event data. Check hardware spec. for valid range.
10554  * This field is ignored if DMA_MODE == EQUAL_STRIDE_SUPER_BUFFER or DMA_MODE
10555  * == PACKED_STREAM.
10556  */
10557 #define MC_CMD_INIT_RXQ_V5_IN_LABEL_OFST 8
10558 #define MC_CMD_INIT_RXQ_V5_IN_LABEL_LEN 4
10559 /* Desired instance. Must be set to a specific instance, which is a function
10560  * local queue index. The calling client must be the currently-assigned user of
10561  * this VI (see MC_CMD_SET_VI_USER).
10562  */
10563 #define MC_CMD_INIT_RXQ_V5_IN_INSTANCE_OFST 12
10564 #define MC_CMD_INIT_RXQ_V5_IN_INSTANCE_LEN 4
10565 /* There will be more flags here. */
10566 #define MC_CMD_INIT_RXQ_V5_IN_FLAGS_OFST 16
10567 #define MC_CMD_INIT_RXQ_V5_IN_FLAGS_LEN 4
10568 #define MC_CMD_INIT_RXQ_V5_IN_FLAG_BUFF_MODE_OFST 16
10569 #define MC_CMD_INIT_RXQ_V5_IN_FLAG_BUFF_MODE_LBN 0
10570 #define MC_CMD_INIT_RXQ_V5_IN_FLAG_BUFF_MODE_WIDTH 1
10571 #define MC_CMD_INIT_RXQ_V5_IN_FLAG_HDR_SPLIT_OFST 16
10572 #define MC_CMD_INIT_RXQ_V5_IN_FLAG_HDR_SPLIT_LBN 1
10573 #define MC_CMD_INIT_RXQ_V5_IN_FLAG_HDR_SPLIT_WIDTH 1
10574 #define MC_CMD_INIT_RXQ_V5_IN_FLAG_TIMESTAMP_OFST 16
10575 #define MC_CMD_INIT_RXQ_V5_IN_FLAG_TIMESTAMP_LBN 2
10576 #define MC_CMD_INIT_RXQ_V5_IN_FLAG_TIMESTAMP_WIDTH 1
10577 #define MC_CMD_INIT_RXQ_V5_IN_CRC_MODE_OFST 16
10578 #define MC_CMD_INIT_RXQ_V5_IN_CRC_MODE_LBN 3
10579 #define MC_CMD_INIT_RXQ_V5_IN_CRC_MODE_WIDTH 4
10580 #define MC_CMD_INIT_RXQ_V5_IN_FLAG_CHAIN_OFST 16
10581 #define MC_CMD_INIT_RXQ_V5_IN_FLAG_CHAIN_LBN 7
10582 #define MC_CMD_INIT_RXQ_V5_IN_FLAG_CHAIN_WIDTH 1
10583 #define MC_CMD_INIT_RXQ_V5_IN_FLAG_PREFIX_OFST 16
10584 #define MC_CMD_INIT_RXQ_V5_IN_FLAG_PREFIX_LBN 8
10585 #define MC_CMD_INIT_RXQ_V5_IN_FLAG_PREFIX_WIDTH 1
10586 #define MC_CMD_INIT_RXQ_V5_IN_FLAG_DISABLE_SCATTER_OFST 16
10587 #define MC_CMD_INIT_RXQ_V5_IN_FLAG_DISABLE_SCATTER_LBN 9
10588 #define MC_CMD_INIT_RXQ_V5_IN_FLAG_DISABLE_SCATTER_WIDTH 1
10589 #define MC_CMD_INIT_RXQ_V5_IN_DMA_MODE_OFST 16
10590 #define MC_CMD_INIT_RXQ_V5_IN_DMA_MODE_LBN 10
10591 #define MC_CMD_INIT_RXQ_V5_IN_DMA_MODE_WIDTH 4
10592 /* enum: One packet per descriptor (for normal networking) */
10593 #define MC_CMD_INIT_RXQ_V5_IN_SINGLE_PACKET 0x0
10594 /* enum: Pack multiple packets into large descriptors (for SolarCapture) */
10595 #define MC_CMD_INIT_RXQ_V5_IN_PACKED_STREAM 0x1
10596 /* enum: Pack multiple packets into large descriptors using the format designed
10597  * to maximise packet rate. This mode uses 1 "bucket" per descriptor with
10598  * multiple fixed-size packet buffers within each bucket. For a full
10599  * description see SF-119419-TC. This mode is only supported by "dpdk" datapath
10600  * firmware.
10601  */
10602 #define MC_CMD_INIT_RXQ_V5_IN_EQUAL_STRIDE_SUPER_BUFFER 0x2
10603 /* enum: Deprecated name for EQUAL_STRIDE_SUPER_BUFFER. */
10604 #define MC_CMD_INIT_RXQ_V5_IN_EQUAL_STRIDE_PACKED_STREAM 0x2
10605 #define MC_CMD_INIT_RXQ_V5_IN_FLAG_SNAPSHOT_MODE_OFST 16
10606 #define MC_CMD_INIT_RXQ_V5_IN_FLAG_SNAPSHOT_MODE_LBN 14
10607 #define MC_CMD_INIT_RXQ_V5_IN_FLAG_SNAPSHOT_MODE_WIDTH 1
10608 #define MC_CMD_INIT_RXQ_V5_IN_PACKED_STREAM_BUFF_SIZE_OFST 16
10609 #define MC_CMD_INIT_RXQ_V5_IN_PACKED_STREAM_BUFF_SIZE_LBN 15
10610 #define MC_CMD_INIT_RXQ_V5_IN_PACKED_STREAM_BUFF_SIZE_WIDTH 3
10611 #define MC_CMD_INIT_RXQ_V5_IN_PS_BUFF_1M 0x0 /* enum */
10612 #define MC_CMD_INIT_RXQ_V5_IN_PS_BUFF_512K 0x1 /* enum */
10613 #define MC_CMD_INIT_RXQ_V5_IN_PS_BUFF_256K 0x2 /* enum */
10614 #define MC_CMD_INIT_RXQ_V5_IN_PS_BUFF_128K 0x3 /* enum */
10615 #define MC_CMD_INIT_RXQ_V5_IN_PS_BUFF_64K 0x4 /* enum */
10616 #define MC_CMD_INIT_RXQ_V5_IN_FLAG_WANT_OUTER_CLASSES_OFST 16
10617 #define MC_CMD_INIT_RXQ_V5_IN_FLAG_WANT_OUTER_CLASSES_LBN 18
10618 #define MC_CMD_INIT_RXQ_V5_IN_FLAG_WANT_OUTER_CLASSES_WIDTH 1
10619 #define MC_CMD_INIT_RXQ_V5_IN_FLAG_FORCE_EV_MERGING_OFST 16
10620 #define MC_CMD_INIT_RXQ_V5_IN_FLAG_FORCE_EV_MERGING_LBN 19
10621 #define MC_CMD_INIT_RXQ_V5_IN_FLAG_FORCE_EV_MERGING_WIDTH 1
10622 #define MC_CMD_INIT_RXQ_V5_IN_FLAG_NO_CONT_EV_OFST 16
10623 #define MC_CMD_INIT_RXQ_V5_IN_FLAG_NO_CONT_EV_LBN 20
10624 #define MC_CMD_INIT_RXQ_V5_IN_FLAG_NO_CONT_EV_WIDTH 1
10625 /* Owner ID to use if in buffer mode (zero if physical) */
10626 #define MC_CMD_INIT_RXQ_V5_IN_OWNER_ID_OFST 20
10627 #define MC_CMD_INIT_RXQ_V5_IN_OWNER_ID_LEN 4
10628 /* The port ID associated with the v-adaptor which should contain this DMAQ. */
10629 #define MC_CMD_INIT_RXQ_V5_IN_PORT_ID_OFST 24
10630 #define MC_CMD_INIT_RXQ_V5_IN_PORT_ID_LEN 4
10631 /* 64-bit address of 4k of 4k-aligned host memory buffer */
10632 #define MC_CMD_INIT_RXQ_V5_IN_DMA_ADDR_OFST 28
10633 #define MC_CMD_INIT_RXQ_V5_IN_DMA_ADDR_LEN 8
10634 #define MC_CMD_INIT_RXQ_V5_IN_DMA_ADDR_LO_OFST 28
10635 #define MC_CMD_INIT_RXQ_V5_IN_DMA_ADDR_LO_LEN 4
10636 #define MC_CMD_INIT_RXQ_V5_IN_DMA_ADDR_LO_LBN 224
10637 #define MC_CMD_INIT_RXQ_V5_IN_DMA_ADDR_LO_WIDTH 32
10638 #define MC_CMD_INIT_RXQ_V5_IN_DMA_ADDR_HI_OFST 32
10639 #define MC_CMD_INIT_RXQ_V5_IN_DMA_ADDR_HI_LEN 4
10640 #define MC_CMD_INIT_RXQ_V5_IN_DMA_ADDR_HI_LBN 256
10641 #define MC_CMD_INIT_RXQ_V5_IN_DMA_ADDR_HI_WIDTH 32
10642 #define MC_CMD_INIT_RXQ_V5_IN_DMA_ADDR_NUM 64
10643 /* Maximum length of packet to receive, if SNAPSHOT_MODE flag is set */
10644 #define MC_CMD_INIT_RXQ_V5_IN_SNAPSHOT_LENGTH_OFST 540
10645 #define MC_CMD_INIT_RXQ_V5_IN_SNAPSHOT_LENGTH_LEN 4
10646 /* The number of packet buffers that will be contained within each
10647  * EQUAL_STRIDE_SUPER_BUFFER format bucket supplied by the driver. This field
10648  * is ignored unless DMA_MODE == EQUAL_STRIDE_SUPER_BUFFER.
10649  */
10650 #define MC_CMD_INIT_RXQ_V5_IN_ES_PACKET_BUFFERS_PER_BUCKET_OFST 544
10651 #define MC_CMD_INIT_RXQ_V5_IN_ES_PACKET_BUFFERS_PER_BUCKET_LEN 4
10652 /* The length in bytes of the area in each packet buffer that can be written to
10653  * by the adapter. This is used to store the packet prefix and the packet
10654  * payload. This length does not include any end padding added by the driver.
10655  * This field is ignored unless DMA_MODE == EQUAL_STRIDE_SUPER_BUFFER.
10656  */
10657 #define MC_CMD_INIT_RXQ_V5_IN_ES_MAX_DMA_LEN_OFST 548
10658 #define MC_CMD_INIT_RXQ_V5_IN_ES_MAX_DMA_LEN_LEN 4
10659 /* The length in bytes of a single packet buffer within a
10660  * EQUAL_STRIDE_SUPER_BUFFER format bucket. This field is ignored unless
10661  * DMA_MODE == EQUAL_STRIDE_SUPER_BUFFER.
10662  */
10663 #define MC_CMD_INIT_RXQ_V5_IN_ES_PACKET_STRIDE_OFST 552
10664 #define MC_CMD_INIT_RXQ_V5_IN_ES_PACKET_STRIDE_LEN 4
10665 /* The maximum time in nanoseconds that the datapath will be backpressured if
10666  * there are no RX descriptors available. If the timeout is reached and there
10667  * are still no descriptors then the packet will be dropped. A timeout of 0
10668  * means the datapath will never be blocked. This field is ignored unless
10669  * DMA_MODE == EQUAL_STRIDE_SUPER_BUFFER.
10670  */
10671 #define MC_CMD_INIT_RXQ_V5_IN_ES_HEAD_OF_LINE_BLOCK_TIMEOUT_OFST 556
10672 #define MC_CMD_INIT_RXQ_V5_IN_ES_HEAD_OF_LINE_BLOCK_TIMEOUT_LEN 4
10673 /* V4 message data */
10674 #define MC_CMD_INIT_RXQ_V5_IN_V4_DATA_OFST 560
10675 #define MC_CMD_INIT_RXQ_V5_IN_V4_DATA_LEN 4
10676 /* Size in bytes of buffers attached to descriptors posted to this queue. Set
10677  * to zero if using this message on non-QDMA based platforms. Currently in
10678  * Riverhead there is a global limit of eight different buffer sizes across all
10679  * active queues. A 2KB and 4KB buffer is guaranteed to be available, but a
10680  * request for a different buffer size will fail if there are already eight
10681  * other buffer sizes in use. In future Riverhead this limit will go away and
10682  * any size will be accepted.
10683  */
10684 #define MC_CMD_INIT_RXQ_V5_IN_BUFFER_SIZE_BYTES_OFST 560
10685 #define MC_CMD_INIT_RXQ_V5_IN_BUFFER_SIZE_BYTES_LEN 4
10686 /* Prefix id for the RX prefix format to use on packets delivered this queue.
10687  * Zero is always a valid prefix id and means the default prefix format
10688  * documented for the platform. Other prefix ids can be obtained by calling
10689  * MC_CMD_GET_RX_PREFIX_ID with a requested set of prefix fields.
10690  */
10691 #define MC_CMD_INIT_RXQ_V5_IN_RX_PREFIX_ID_OFST 564
10692 #define MC_CMD_INIT_RXQ_V5_IN_RX_PREFIX_ID_LEN 4
10693
10694 /* MC_CMD_INIT_RXQ_OUT msgresponse */
10695 #define MC_CMD_INIT_RXQ_OUT_LEN 0
10696
10697 /* MC_CMD_INIT_RXQ_EXT_OUT msgresponse */
10698 #define MC_CMD_INIT_RXQ_EXT_OUT_LEN 0
10699
10700 /* MC_CMD_INIT_RXQ_V3_OUT msgresponse */
10701 #define MC_CMD_INIT_RXQ_V3_OUT_LEN 0
10702
10703 /* MC_CMD_INIT_RXQ_V4_OUT msgresponse */
10704 #define MC_CMD_INIT_RXQ_V4_OUT_LEN 0
10705
10706 /* MC_CMD_INIT_RXQ_V5_OUT msgresponse */
10707 #define MC_CMD_INIT_RXQ_V5_OUT_LEN 0
10708
10709
10710 /***********************************/
10711 /* MC_CMD_INIT_TXQ
10712  */
10713 #define MC_CMD_INIT_TXQ 0x82
10714 #define MC_CMD_INIT_TXQ_MSGSET 0x82
10715 #undef  MC_CMD_0x82_PRIVILEGE_CTG
10716
10717 #define MC_CMD_0x82_PRIVILEGE_CTG SRIOV_CTG_GENERAL
10718
10719 /* MC_CMD_INIT_TXQ_IN msgrequest: Legacy INIT_TXQ request. Use extended version
10720  * in new code.
10721  */
10722 #define MC_CMD_INIT_TXQ_IN_LENMIN 36
10723 #define MC_CMD_INIT_TXQ_IN_LENMAX 252
10724 #define MC_CMD_INIT_TXQ_IN_LENMAX_MCDI2 1020
10725 #define MC_CMD_INIT_TXQ_IN_LEN(num) (28+8*(num))
10726 #define MC_CMD_INIT_TXQ_IN_DMA_ADDR_NUM(len) (((len)-28)/8)
10727 /* Size, in entries */
10728 #define MC_CMD_INIT_TXQ_IN_SIZE_OFST 0
10729 #define MC_CMD_INIT_TXQ_IN_SIZE_LEN 4
10730 /* The EVQ to send events to. This is an index originally specified to
10731  * INIT_EVQ.
10732  */
10733 #define MC_CMD_INIT_TXQ_IN_TARGET_EVQ_OFST 4
10734 #define MC_CMD_INIT_TXQ_IN_TARGET_EVQ_LEN 4
10735 /* The value to put in the event data. Check hardware spec. for valid range. */
10736 #define MC_CMD_INIT_TXQ_IN_LABEL_OFST 8
10737 #define MC_CMD_INIT_TXQ_IN_LABEL_LEN 4
10738 /* Desired instance. Must be set to a specific instance, which is a function
10739  * local queue index. The calling client must be the currently-assigned user of
10740  * this VI (see MC_CMD_SET_VI_USER).
10741  */
10742 #define MC_CMD_INIT_TXQ_IN_INSTANCE_OFST 12
10743 #define MC_CMD_INIT_TXQ_IN_INSTANCE_LEN 4
10744 /* There will be more flags here. */
10745 #define MC_CMD_INIT_TXQ_IN_FLAGS_OFST 16
10746 #define MC_CMD_INIT_TXQ_IN_FLAGS_LEN 4
10747 #define MC_CMD_INIT_TXQ_IN_FLAG_BUFF_MODE_OFST 16
10748 #define MC_CMD_INIT_TXQ_IN_FLAG_BUFF_MODE_LBN 0
10749 #define MC_CMD_INIT_TXQ_IN_FLAG_BUFF_MODE_WIDTH 1
10750 #define MC_CMD_INIT_TXQ_IN_FLAG_IP_CSUM_DIS_OFST 16
10751 #define MC_CMD_INIT_TXQ_IN_FLAG_IP_CSUM_DIS_LBN 1
10752 #define MC_CMD_INIT_TXQ_IN_FLAG_IP_CSUM_DIS_WIDTH 1
10753 #define MC_CMD_INIT_TXQ_IN_FLAG_TCP_CSUM_DIS_OFST 16
10754 #define MC_CMD_INIT_TXQ_IN_FLAG_TCP_CSUM_DIS_LBN 2
10755 #define MC_CMD_INIT_TXQ_IN_FLAG_TCP_CSUM_DIS_WIDTH 1
10756 #define MC_CMD_INIT_TXQ_IN_FLAG_TCP_UDP_ONLY_OFST 16
10757 #define MC_CMD_INIT_TXQ_IN_FLAG_TCP_UDP_ONLY_LBN 3
10758 #define MC_CMD_INIT_TXQ_IN_FLAG_TCP_UDP_ONLY_WIDTH 1
10759 #define MC_CMD_INIT_TXQ_IN_CRC_MODE_OFST 16
10760 #define MC_CMD_INIT_TXQ_IN_CRC_MODE_LBN 4
10761 #define MC_CMD_INIT_TXQ_IN_CRC_MODE_WIDTH 4
10762 #define MC_CMD_INIT_TXQ_IN_FLAG_TIMESTAMP_OFST 16
10763 #define MC_CMD_INIT_TXQ_IN_FLAG_TIMESTAMP_LBN 8
10764 #define MC_CMD_INIT_TXQ_IN_FLAG_TIMESTAMP_WIDTH 1
10765 #define MC_CMD_INIT_TXQ_IN_FLAG_PACER_BYPASS_OFST 16
10766 #define MC_CMD_INIT_TXQ_IN_FLAG_PACER_BYPASS_LBN 9
10767 #define MC_CMD_INIT_TXQ_IN_FLAG_PACER_BYPASS_WIDTH 1
10768 #define MC_CMD_INIT_TXQ_IN_FLAG_INNER_IP_CSUM_EN_OFST 16
10769 #define MC_CMD_INIT_TXQ_IN_FLAG_INNER_IP_CSUM_EN_LBN 10
10770 #define MC_CMD_INIT_TXQ_IN_FLAG_INNER_IP_CSUM_EN_WIDTH 1
10771 #define MC_CMD_INIT_TXQ_IN_FLAG_INNER_TCP_CSUM_EN_OFST 16
10772 #define MC_CMD_INIT_TXQ_IN_FLAG_INNER_TCP_CSUM_EN_LBN 11
10773 #define MC_CMD_INIT_TXQ_IN_FLAG_INNER_TCP_CSUM_EN_WIDTH 1
10774 /* Owner ID to use if in buffer mode (zero if physical) */
10775 #define MC_CMD_INIT_TXQ_IN_OWNER_ID_OFST 20
10776 #define MC_CMD_INIT_TXQ_IN_OWNER_ID_LEN 4
10777 /* The port ID associated with the v-adaptor which should contain this DMAQ. */
10778 #define MC_CMD_INIT_TXQ_IN_PORT_ID_OFST 24
10779 #define MC_CMD_INIT_TXQ_IN_PORT_ID_LEN 4
10780 /* 64-bit address of 4k of 4k-aligned host memory buffer */
10781 #define MC_CMD_INIT_TXQ_IN_DMA_ADDR_OFST 28
10782 #define MC_CMD_INIT_TXQ_IN_DMA_ADDR_LEN 8
10783 #define MC_CMD_INIT_TXQ_IN_DMA_ADDR_LO_OFST 28
10784 #define MC_CMD_INIT_TXQ_IN_DMA_ADDR_LO_LEN 4
10785 #define MC_CMD_INIT_TXQ_IN_DMA_ADDR_LO_LBN 224
10786 #define MC_CMD_INIT_TXQ_IN_DMA_ADDR_LO_WIDTH 32
10787 #define MC_CMD_INIT_TXQ_IN_DMA_ADDR_HI_OFST 32
10788 #define MC_CMD_INIT_TXQ_IN_DMA_ADDR_HI_LEN 4
10789 #define MC_CMD_INIT_TXQ_IN_DMA_ADDR_HI_LBN 256
10790 #define MC_CMD_INIT_TXQ_IN_DMA_ADDR_HI_WIDTH 32
10791 #define MC_CMD_INIT_TXQ_IN_DMA_ADDR_MINNUM 1
10792 #define MC_CMD_INIT_TXQ_IN_DMA_ADDR_MAXNUM 28
10793 #define MC_CMD_INIT_TXQ_IN_DMA_ADDR_MAXNUM_MCDI2 124
10794
10795 /* MC_CMD_INIT_TXQ_EXT_IN msgrequest: Extended INIT_TXQ with additional mode
10796  * flags
10797  */
10798 #define MC_CMD_INIT_TXQ_EXT_IN_LEN 544
10799 /* Size, in entries */
10800 #define MC_CMD_INIT_TXQ_EXT_IN_SIZE_OFST 0
10801 #define MC_CMD_INIT_TXQ_EXT_IN_SIZE_LEN 4
10802 /* The EVQ to send events to. This is an index originally specified to
10803  * INIT_EVQ.
10804  */
10805 #define MC_CMD_INIT_TXQ_EXT_IN_TARGET_EVQ_OFST 4
10806 #define MC_CMD_INIT_TXQ_EXT_IN_TARGET_EVQ_LEN 4
10807 /* The value to put in the event data. Check hardware spec. for valid range. */
10808 #define MC_CMD_INIT_TXQ_EXT_IN_LABEL_OFST 8
10809 #define MC_CMD_INIT_TXQ_EXT_IN_LABEL_LEN 4
10810 /* Desired instance. Must be set to a specific instance, which is a function
10811  * local queue index. The calling client must be the currently-assigned user of
10812  * this VI (see MC_CMD_SET_VI_USER).
10813  */
10814 #define MC_CMD_INIT_TXQ_EXT_IN_INSTANCE_OFST 12
10815 #define MC_CMD_INIT_TXQ_EXT_IN_INSTANCE_LEN 4
10816 /* There will be more flags here. */
10817 #define MC_CMD_INIT_TXQ_EXT_IN_FLAGS_OFST 16
10818 #define MC_CMD_INIT_TXQ_EXT_IN_FLAGS_LEN 4
10819 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_BUFF_MODE_OFST 16
10820 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_BUFF_MODE_LBN 0
10821 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_BUFF_MODE_WIDTH 1
10822 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_IP_CSUM_DIS_OFST 16
10823 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_IP_CSUM_DIS_LBN 1
10824 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_IP_CSUM_DIS_WIDTH 1
10825 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_TCP_CSUM_DIS_OFST 16
10826 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_TCP_CSUM_DIS_LBN 2
10827 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_TCP_CSUM_DIS_WIDTH 1
10828 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_TCP_UDP_ONLY_OFST 16
10829 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_TCP_UDP_ONLY_LBN 3
10830 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_TCP_UDP_ONLY_WIDTH 1
10831 #define MC_CMD_INIT_TXQ_EXT_IN_CRC_MODE_OFST 16
10832 #define MC_CMD_INIT_TXQ_EXT_IN_CRC_MODE_LBN 4
10833 #define MC_CMD_INIT_TXQ_EXT_IN_CRC_MODE_WIDTH 4
10834 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_TIMESTAMP_OFST 16
10835 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_TIMESTAMP_LBN 8
10836 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_TIMESTAMP_WIDTH 1
10837 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_PACER_BYPASS_OFST 16
10838 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_PACER_BYPASS_LBN 9
10839 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_PACER_BYPASS_WIDTH 1
10840 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_INNER_IP_CSUM_EN_OFST 16
10841 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_INNER_IP_CSUM_EN_LBN 10
10842 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_INNER_IP_CSUM_EN_WIDTH 1
10843 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_INNER_TCP_CSUM_EN_OFST 16
10844 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_INNER_TCP_CSUM_EN_LBN 11
10845 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_INNER_TCP_CSUM_EN_WIDTH 1
10846 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_TSOV2_EN_OFST 16
10847 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_TSOV2_EN_LBN 12
10848 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_TSOV2_EN_WIDTH 1
10849 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_CTPIO_OFST 16
10850 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_CTPIO_LBN 13
10851 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_CTPIO_WIDTH 1
10852 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_CTPIO_UTHRESH_OFST 16
10853 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_CTPIO_UTHRESH_LBN 14
10854 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_CTPIO_UTHRESH_WIDTH 1
10855 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_M2M_D2C_OFST 16
10856 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_M2M_D2C_LBN 15
10857 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_M2M_D2C_WIDTH 1
10858 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_DESC_PROXY_OFST 16
10859 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_DESC_PROXY_LBN 16
10860 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_DESC_PROXY_WIDTH 1
10861 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_ABS_TARGET_EVQ_OFST 16
10862 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_ABS_TARGET_EVQ_LBN 17
10863 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_ABS_TARGET_EVQ_WIDTH 1
10864 /* Owner ID to use if in buffer mode (zero if physical) */
10865 #define MC_CMD_INIT_TXQ_EXT_IN_OWNER_ID_OFST 20
10866 #define MC_CMD_INIT_TXQ_EXT_IN_OWNER_ID_LEN 4
10867 /* The port ID associated with the v-adaptor which should contain this DMAQ. */
10868 #define MC_CMD_INIT_TXQ_EXT_IN_PORT_ID_OFST 24
10869 #define MC_CMD_INIT_TXQ_EXT_IN_PORT_ID_LEN 4
10870 /* 64-bit address of 4k of 4k-aligned host memory buffer */
10871 #define MC_CMD_INIT_TXQ_EXT_IN_DMA_ADDR_OFST 28
10872 #define MC_CMD_INIT_TXQ_EXT_IN_DMA_ADDR_LEN 8
10873 #define MC_CMD_INIT_TXQ_EXT_IN_DMA_ADDR_LO_OFST 28
10874 #define MC_CMD_INIT_TXQ_EXT_IN_DMA_ADDR_LO_LEN 4
10875 #define MC_CMD_INIT_TXQ_EXT_IN_DMA_ADDR_LO_LBN 224
10876 #define MC_CMD_INIT_TXQ_EXT_IN_DMA_ADDR_LO_WIDTH 32
10877 #define MC_CMD_INIT_TXQ_EXT_IN_DMA_ADDR_HI_OFST 32
10878 #define MC_CMD_INIT_TXQ_EXT_IN_DMA_ADDR_HI_LEN 4
10879 #define MC_CMD_INIT_TXQ_EXT_IN_DMA_ADDR_HI_LBN 256
10880 #define MC_CMD_INIT_TXQ_EXT_IN_DMA_ADDR_HI_WIDTH 32
10881 #define MC_CMD_INIT_TXQ_EXT_IN_DMA_ADDR_MINNUM 1
10882 #define MC_CMD_INIT_TXQ_EXT_IN_DMA_ADDR_MAXNUM 64
10883 #define MC_CMD_INIT_TXQ_EXT_IN_DMA_ADDR_MAXNUM_MCDI2 64
10884 /* Flags related to Qbb flow control mode. */
10885 #define MC_CMD_INIT_TXQ_EXT_IN_QBB_FLAGS_OFST 540
10886 #define MC_CMD_INIT_TXQ_EXT_IN_QBB_FLAGS_LEN 4
10887 #define MC_CMD_INIT_TXQ_EXT_IN_QBB_ENABLE_OFST 540
10888 #define MC_CMD_INIT_TXQ_EXT_IN_QBB_ENABLE_LBN 0
10889 #define MC_CMD_INIT_TXQ_EXT_IN_QBB_ENABLE_WIDTH 1
10890 #define MC_CMD_INIT_TXQ_EXT_IN_QBB_PRIORITY_OFST 540
10891 #define MC_CMD_INIT_TXQ_EXT_IN_QBB_PRIORITY_LBN 1
10892 #define MC_CMD_INIT_TXQ_EXT_IN_QBB_PRIORITY_WIDTH 3
10893
10894 /* MC_CMD_INIT_TXQ_OUT msgresponse */
10895 #define MC_CMD_INIT_TXQ_OUT_LEN 0
10896
10897
10898 /***********************************/
10899 /* MC_CMD_FINI_EVQ
10900  * Teardown an EVQ.
10901  *
10902  * All DMAQs or EVQs that point to the EVQ to tear down must be torn down first
10903  * or the operation will fail with EBUSY
10904  */
10905 #define MC_CMD_FINI_EVQ 0x83
10906 #define MC_CMD_FINI_EVQ_MSGSET 0x83
10907 #undef  MC_CMD_0x83_PRIVILEGE_CTG
10908
10909 #define MC_CMD_0x83_PRIVILEGE_CTG SRIOV_CTG_GENERAL
10910
10911 /* MC_CMD_FINI_EVQ_IN msgrequest */
10912 #define MC_CMD_FINI_EVQ_IN_LEN 4
10913 /* Instance of EVQ to destroy. Should be the same instance as that previously
10914  * passed to INIT_EVQ
10915  */
10916 #define MC_CMD_FINI_EVQ_IN_INSTANCE_OFST 0
10917 #define MC_CMD_FINI_EVQ_IN_INSTANCE_LEN 4
10918
10919 /* MC_CMD_FINI_EVQ_OUT msgresponse */
10920 #define MC_CMD_FINI_EVQ_OUT_LEN 0
10921
10922
10923 /***********************************/
10924 /* MC_CMD_FINI_RXQ
10925  * Teardown a RXQ.
10926  */
10927 #define MC_CMD_FINI_RXQ 0x84
10928 #define MC_CMD_FINI_RXQ_MSGSET 0x84
10929 #undef  MC_CMD_0x84_PRIVILEGE_CTG
10930
10931 #define MC_CMD_0x84_PRIVILEGE_CTG SRIOV_CTG_GENERAL
10932
10933 /* MC_CMD_FINI_RXQ_IN msgrequest */
10934 #define MC_CMD_FINI_RXQ_IN_LEN 4
10935 /* Instance of RXQ to destroy */
10936 #define MC_CMD_FINI_RXQ_IN_INSTANCE_OFST 0
10937 #define MC_CMD_FINI_RXQ_IN_INSTANCE_LEN 4
10938
10939 /* MC_CMD_FINI_RXQ_OUT msgresponse */
10940 #define MC_CMD_FINI_RXQ_OUT_LEN 0
10941
10942
10943 /***********************************/
10944 /* MC_CMD_FINI_TXQ
10945  * Teardown a TXQ.
10946  */
10947 #define MC_CMD_FINI_TXQ 0x85
10948 #define MC_CMD_FINI_TXQ_MSGSET 0x85
10949 #undef  MC_CMD_0x85_PRIVILEGE_CTG
10950
10951 #define MC_CMD_0x85_PRIVILEGE_CTG SRIOV_CTG_GENERAL
10952
10953 /* MC_CMD_FINI_TXQ_IN msgrequest */
10954 #define MC_CMD_FINI_TXQ_IN_LEN 4
10955 /* Instance of TXQ to destroy */
10956 #define MC_CMD_FINI_TXQ_IN_INSTANCE_OFST 0
10957 #define MC_CMD_FINI_TXQ_IN_INSTANCE_LEN 4
10958
10959 /* MC_CMD_FINI_TXQ_OUT msgresponse */
10960 #define MC_CMD_FINI_TXQ_OUT_LEN 0
10961
10962
10963 /***********************************/
10964 /* MC_CMD_DRIVER_EVENT
10965  * Generate an event on an EVQ belonging to the function issuing the command.
10966  */
10967 #define MC_CMD_DRIVER_EVENT 0x86
10968 #define MC_CMD_DRIVER_EVENT_MSGSET 0x86
10969 #undef  MC_CMD_0x86_PRIVILEGE_CTG
10970
10971 #define MC_CMD_0x86_PRIVILEGE_CTG SRIOV_CTG_GENERAL
10972
10973 /* MC_CMD_DRIVER_EVENT_IN msgrequest */
10974 #define MC_CMD_DRIVER_EVENT_IN_LEN 12
10975 /* Handle of target EVQ */
10976 #define MC_CMD_DRIVER_EVENT_IN_EVQ_OFST 0
10977 #define MC_CMD_DRIVER_EVENT_IN_EVQ_LEN 4
10978 /* Bits 0 - 63 of event */
10979 #define MC_CMD_DRIVER_EVENT_IN_DATA_OFST 4
10980 #define MC_CMD_DRIVER_EVENT_IN_DATA_LEN 8
10981 #define MC_CMD_DRIVER_EVENT_IN_DATA_LO_OFST 4
10982 #define MC_CMD_DRIVER_EVENT_IN_DATA_LO_LEN 4
10983 #define MC_CMD_DRIVER_EVENT_IN_DATA_LO_LBN 32
10984 #define MC_CMD_DRIVER_EVENT_IN_DATA_LO_WIDTH 32
10985 #define MC_CMD_DRIVER_EVENT_IN_DATA_HI_OFST 8
10986 #define MC_CMD_DRIVER_EVENT_IN_DATA_HI_LEN 4
10987 #define MC_CMD_DRIVER_EVENT_IN_DATA_HI_LBN 64
10988 #define MC_CMD_DRIVER_EVENT_IN_DATA_HI_WIDTH 32
10989
10990 /* MC_CMD_DRIVER_EVENT_OUT msgresponse */
10991 #define MC_CMD_DRIVER_EVENT_OUT_LEN 0
10992
10993
10994 /***********************************/
10995 /* MC_CMD_PROXY_CMD
10996  * Execute an arbitrary MCDI command on behalf of a different function, subject
10997  * to security restrictions. The command to be proxied follows immediately
10998  * afterward in the host buffer (or on the UART). This command supercedes
10999  * MC_CMD_SET_FUNC, which remains available for Siena but now deprecated.
11000  */
11001 #define MC_CMD_PROXY_CMD 0x5b
11002 #define MC_CMD_PROXY_CMD_MSGSET 0x5b
11003 #undef  MC_CMD_0x5b_PRIVILEGE_CTG
11004
11005 #define MC_CMD_0x5b_PRIVILEGE_CTG SRIOV_CTG_ADMIN
11006
11007 /* MC_CMD_PROXY_CMD_IN msgrequest */
11008 #define MC_CMD_PROXY_CMD_IN_LEN 4
11009 /* The handle of the target function. */
11010 #define MC_CMD_PROXY_CMD_IN_TARGET_OFST 0
11011 #define MC_CMD_PROXY_CMD_IN_TARGET_LEN 4
11012 #define MC_CMD_PROXY_CMD_IN_TARGET_PF_OFST 0
11013 #define MC_CMD_PROXY_CMD_IN_TARGET_PF_LBN 0
11014 #define MC_CMD_PROXY_CMD_IN_TARGET_PF_WIDTH 16
11015 #define MC_CMD_PROXY_CMD_IN_TARGET_VF_OFST 0
11016 #define MC_CMD_PROXY_CMD_IN_TARGET_VF_LBN 16
11017 #define MC_CMD_PROXY_CMD_IN_TARGET_VF_WIDTH 16
11018 #define MC_CMD_PROXY_CMD_IN_VF_NULL 0xffff /* enum */
11019
11020 /* MC_CMD_PROXY_CMD_OUT msgresponse */
11021 #define MC_CMD_PROXY_CMD_OUT_LEN 0
11022
11023 /* MC_PROXY_STATUS_BUFFER structuredef: Host memory status buffer used to
11024  * manage proxied requests
11025  */
11026 #define MC_PROXY_STATUS_BUFFER_LEN 16
11027 /* Handle allocated by the firmware for this proxy transaction */
11028 #define MC_PROXY_STATUS_BUFFER_HANDLE_OFST 0
11029 #define MC_PROXY_STATUS_BUFFER_HANDLE_LEN 4
11030 /* enum: An invalid handle. */
11031 #define MC_PROXY_STATUS_BUFFER_HANDLE_INVALID 0x0
11032 #define MC_PROXY_STATUS_BUFFER_HANDLE_LBN 0
11033 #define MC_PROXY_STATUS_BUFFER_HANDLE_WIDTH 32
11034 /* The requesting physical function number */
11035 #define MC_PROXY_STATUS_BUFFER_PF_OFST 4
11036 #define MC_PROXY_STATUS_BUFFER_PF_LEN 2
11037 #define MC_PROXY_STATUS_BUFFER_PF_LBN 32
11038 #define MC_PROXY_STATUS_BUFFER_PF_WIDTH 16
11039 /* The requesting virtual function number. Set to VF_NULL if the target is a
11040  * PF.
11041  */
11042 #define MC_PROXY_STATUS_BUFFER_VF_OFST 6
11043 #define MC_PROXY_STATUS_BUFFER_VF_LEN 2
11044 #define MC_PROXY_STATUS_BUFFER_VF_LBN 48
11045 #define MC_PROXY_STATUS_BUFFER_VF_WIDTH 16
11046 /* The target function RID. */
11047 #define MC_PROXY_STATUS_BUFFER_RID_OFST 8
11048 #define MC_PROXY_STATUS_BUFFER_RID_LEN 2
11049 #define MC_PROXY_STATUS_BUFFER_RID_LBN 64
11050 #define MC_PROXY_STATUS_BUFFER_RID_WIDTH 16
11051 /* The status of the proxy as described in MC_CMD_PROXY_COMPLETE. */
11052 #define MC_PROXY_STATUS_BUFFER_STATUS_OFST 10
11053 #define MC_PROXY_STATUS_BUFFER_STATUS_LEN 2
11054 #define MC_PROXY_STATUS_BUFFER_STATUS_LBN 80
11055 #define MC_PROXY_STATUS_BUFFER_STATUS_WIDTH 16
11056 /* If a request is authorized rather than carried out by the host, this is the
11057  * elevated privilege mask granted to the requesting function.
11058  */
11059 #define MC_PROXY_STATUS_BUFFER_GRANTED_PRIVILEGES_OFST 12
11060 #define MC_PROXY_STATUS_BUFFER_GRANTED_PRIVILEGES_LEN 4
11061 #define MC_PROXY_STATUS_BUFFER_GRANTED_PRIVILEGES_LBN 96
11062 #define MC_PROXY_STATUS_BUFFER_GRANTED_PRIVILEGES_WIDTH 32
11063
11064
11065 /***********************************/
11066 /* MC_CMD_PROXY_CONFIGURE
11067  * Enable/disable authorization of MCDI requests from unprivileged functions by
11068  * a designated admin function
11069  */
11070 #define MC_CMD_PROXY_CONFIGURE 0x58
11071 #define MC_CMD_PROXY_CONFIGURE_MSGSET 0x58
11072 #undef  MC_CMD_0x58_PRIVILEGE_CTG
11073
11074 #define MC_CMD_0x58_PRIVILEGE_CTG SRIOV_CTG_ADMIN
11075
11076 /* MC_CMD_PROXY_CONFIGURE_IN msgrequest */
11077 #define MC_CMD_PROXY_CONFIGURE_IN_LEN 108
11078 #define MC_CMD_PROXY_CONFIGURE_IN_FLAGS_OFST 0
11079 #define MC_CMD_PROXY_CONFIGURE_IN_FLAGS_LEN 4
11080 #define MC_CMD_PROXY_CONFIGURE_IN_ENABLE_OFST 0
11081 #define MC_CMD_PROXY_CONFIGURE_IN_ENABLE_LBN 0
11082 #define MC_CMD_PROXY_CONFIGURE_IN_ENABLE_WIDTH 1
11083 /* Host provides a contiguous memory buffer that contains at least NUM_BLOCKS
11084  * of blocks, each of the size REQUEST_BLOCK_SIZE.
11085  */
11086 #define MC_CMD_PROXY_CONFIGURE_IN_STATUS_BUFF_ADDR_OFST 4
11087 #define MC_CMD_PROXY_CONFIGURE_IN_STATUS_BUFF_ADDR_LEN 8
11088 #define MC_CMD_PROXY_CONFIGURE_IN_STATUS_BUFF_ADDR_LO_OFST 4
11089 #define MC_CMD_PROXY_CONFIGURE_IN_STATUS_BUFF_ADDR_LO_LEN 4
11090 #define MC_CMD_PROXY_CONFIGURE_IN_STATUS_BUFF_ADDR_LO_LBN 32
11091 #define MC_CMD_PROXY_CONFIGURE_IN_STATUS_BUFF_ADDR_LO_WIDTH 32
11092 #define MC_CMD_PROXY_CONFIGURE_IN_STATUS_BUFF_ADDR_HI_OFST 8
11093 #define MC_CMD_PROXY_CONFIGURE_IN_STATUS_BUFF_ADDR_HI_LEN 4
11094 #define MC_CMD_PROXY_CONFIGURE_IN_STATUS_BUFF_ADDR_HI_LBN 64
11095 #define MC_CMD_PROXY_CONFIGURE_IN_STATUS_BUFF_ADDR_HI_WIDTH 32
11096 /* Must be a power of 2 */
11097 #define MC_CMD_PROXY_CONFIGURE_IN_STATUS_BLOCK_SIZE_OFST 12
11098 #define MC_CMD_PROXY_CONFIGURE_IN_STATUS_BLOCK_SIZE_LEN 4
11099 /* Host provides a contiguous memory buffer that contains at least NUM_BLOCKS
11100  * of blocks, each of the size REPLY_BLOCK_SIZE.
11101  */
11102 #define MC_CMD_PROXY_CONFIGURE_IN_REQUEST_BUFF_ADDR_OFST 16
11103 #define MC_CMD_PROXY_CONFIGURE_IN_REQUEST_BUFF_ADDR_LEN 8
11104 #define MC_CMD_PROXY_CONFIGURE_IN_REQUEST_BUFF_ADDR_LO_OFST 16
11105 #define MC_CMD_PROXY_CONFIGURE_IN_REQUEST_BUFF_ADDR_LO_LEN 4
11106 #define MC_CMD_PROXY_CONFIGURE_IN_REQUEST_BUFF_ADDR_LO_LBN 128
11107 #define MC_CMD_PROXY_CONFIGURE_IN_REQUEST_BUFF_ADDR_LO_WIDTH 32
11108 #define MC_CMD_PROXY_CONFIGURE_IN_REQUEST_BUFF_ADDR_HI_OFST 20
11109 #define MC_CMD_PROXY_CONFIGURE_IN_REQUEST_BUFF_ADDR_HI_LEN 4
11110 #define MC_CMD_PROXY_CONFIGURE_IN_REQUEST_BUFF_ADDR_HI_LBN 160
11111 #define MC_CMD_PROXY_CONFIGURE_IN_REQUEST_BUFF_ADDR_HI_WIDTH 32
11112 /* Must be a power of 2 */
11113 #define MC_CMD_PROXY_CONFIGURE_IN_REQUEST_BLOCK_SIZE_OFST 24
11114 #define MC_CMD_PROXY_CONFIGURE_IN_REQUEST_BLOCK_SIZE_LEN 4
11115 /* Host provides a contiguous memory buffer that contains at least NUM_BLOCKS
11116  * of blocks, each of the size STATUS_BLOCK_SIZE. This buffer is only needed if
11117  * host intends to complete proxied operations by using MC_CMD_PROXY_CMD.
11118  */
11119 #define MC_CMD_PROXY_CONFIGURE_IN_REPLY_BUFF_ADDR_OFST 28
11120 #define MC_CMD_PROXY_CONFIGURE_IN_REPLY_BUFF_ADDR_LEN 8
11121 #define MC_CMD_PROXY_CONFIGURE_IN_REPLY_BUFF_ADDR_LO_OFST 28
11122 #define MC_CMD_PROXY_CONFIGURE_IN_REPLY_BUFF_ADDR_LO_LEN 4
11123 #define MC_CMD_PROXY_CONFIGURE_IN_REPLY_BUFF_ADDR_LO_LBN 224
11124 #define MC_CMD_PROXY_CONFIGURE_IN_REPLY_BUFF_ADDR_LO_WIDTH 32
11125 #define MC_CMD_PROXY_CONFIGURE_IN_REPLY_BUFF_ADDR_HI_OFST 32
11126 #define MC_CMD_PROXY_CONFIGURE_IN_REPLY_BUFF_ADDR_HI_LEN 4
11127 #define MC_CMD_PROXY_CONFIGURE_IN_REPLY_BUFF_ADDR_HI_LBN 256
11128 #define MC_CMD_PROXY_CONFIGURE_IN_REPLY_BUFF_ADDR_HI_WIDTH 32
11129 /* Must be a power of 2, or zero if this buffer is not provided */
11130 #define MC_CMD_PROXY_CONFIGURE_IN_REPLY_BLOCK_SIZE_OFST 36
11131 #define MC_CMD_PROXY_CONFIGURE_IN_REPLY_BLOCK_SIZE_LEN 4
11132 /* Applies to all three buffers */
11133 #define MC_CMD_PROXY_CONFIGURE_IN_NUM_BLOCKS_OFST 40
11134 #define MC_CMD_PROXY_CONFIGURE_IN_NUM_BLOCKS_LEN 4
11135 /* A bit mask defining which MCDI operations may be proxied */
11136 #define MC_CMD_PROXY_CONFIGURE_IN_ALLOWED_MCDI_MASK_OFST 44
11137 #define MC_CMD_PROXY_CONFIGURE_IN_ALLOWED_MCDI_MASK_LEN 64
11138
11139 /* MC_CMD_PROXY_CONFIGURE_EXT_IN msgrequest */
11140 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_LEN 112
11141 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_FLAGS_OFST 0
11142 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_FLAGS_LEN 4
11143 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_ENABLE_OFST 0
11144 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_ENABLE_LBN 0
11145 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_ENABLE_WIDTH 1
11146 /* Host provides a contiguous memory buffer that contains at least NUM_BLOCKS
11147  * of blocks, each of the size REQUEST_BLOCK_SIZE.
11148  */
11149 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_STATUS_BUFF_ADDR_OFST 4
11150 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_STATUS_BUFF_ADDR_LEN 8
11151 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_STATUS_BUFF_ADDR_LO_OFST 4
11152 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_STATUS_BUFF_ADDR_LO_LEN 4
11153 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_STATUS_BUFF_ADDR_LO_LBN 32
11154 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_STATUS_BUFF_ADDR_LO_WIDTH 32
11155 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_STATUS_BUFF_ADDR_HI_OFST 8
11156 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_STATUS_BUFF_ADDR_HI_LEN 4
11157 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_STATUS_BUFF_ADDR_HI_LBN 64
11158 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_STATUS_BUFF_ADDR_HI_WIDTH 32
11159 /* Must be a power of 2 */
11160 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_STATUS_BLOCK_SIZE_OFST 12
11161 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_STATUS_BLOCK_SIZE_LEN 4
11162 /* Host provides a contiguous memory buffer that contains at least NUM_BLOCKS
11163  * of blocks, each of the size REPLY_BLOCK_SIZE.
11164  */
11165 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_REQUEST_BUFF_ADDR_OFST 16
11166 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_REQUEST_BUFF_ADDR_LEN 8
11167 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_REQUEST_BUFF_ADDR_LO_OFST 16
11168 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_REQUEST_BUFF_ADDR_LO_LEN 4
11169 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_REQUEST_BUFF_ADDR_LO_LBN 128
11170 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_REQUEST_BUFF_ADDR_LO_WIDTH 32
11171 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_REQUEST_BUFF_ADDR_HI_OFST 20
11172 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_REQUEST_BUFF_ADDR_HI_LEN 4
11173 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_REQUEST_BUFF_ADDR_HI_LBN 160
11174 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_REQUEST_BUFF_ADDR_HI_WIDTH 32
11175 /* Must be a power of 2 */
11176 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_REQUEST_BLOCK_SIZE_OFST 24
11177 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_REQUEST_BLOCK_SIZE_LEN 4
11178 /* Host provides a contiguous memory buffer that contains at least NUM_BLOCKS
11179  * of blocks, each of the size STATUS_BLOCK_SIZE. This buffer is only needed if
11180  * host intends to complete proxied operations by using MC_CMD_PROXY_CMD.
11181  */
11182 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_REPLY_BUFF_ADDR_OFST 28
11183 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_REPLY_BUFF_ADDR_LEN 8
11184 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_REPLY_BUFF_ADDR_LO_OFST 28
11185 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_REPLY_BUFF_ADDR_LO_LEN 4
11186 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_REPLY_BUFF_ADDR_LO_LBN 224
11187 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_REPLY_BUFF_ADDR_LO_WIDTH 32
11188 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_REPLY_BUFF_ADDR_HI_OFST 32
11189 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_REPLY_BUFF_ADDR_HI_LEN 4
11190 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_REPLY_BUFF_ADDR_HI_LBN 256
11191 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_REPLY_BUFF_ADDR_HI_WIDTH 32
11192 /* Must be a power of 2, or zero if this buffer is not provided */
11193 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_REPLY_BLOCK_SIZE_OFST 36
11194 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_REPLY_BLOCK_SIZE_LEN 4
11195 /* Applies to all three buffers */
11196 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_NUM_BLOCKS_OFST 40
11197 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_NUM_BLOCKS_LEN 4
11198 /* A bit mask defining which MCDI operations may be proxied */
11199 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_ALLOWED_MCDI_MASK_OFST 44
11200 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_ALLOWED_MCDI_MASK_LEN 64
11201 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_RESERVED_OFST 108
11202 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_RESERVED_LEN 4
11203
11204 /* MC_CMD_PROXY_CONFIGURE_OUT msgresponse */
11205 #define MC_CMD_PROXY_CONFIGURE_OUT_LEN 0
11206
11207
11208 /***********************************/
11209 /* MC_CMD_PROXY_COMPLETE
11210  * Tells FW that a requested proxy operation has either been completed (by
11211  * using MC_CMD_PROXY_CMD) or authorized/declined. May only be sent by the
11212  * function that enabled proxying/authorization (by using
11213  * MC_CMD_PROXY_CONFIGURE).
11214  */
11215 #define MC_CMD_PROXY_COMPLETE 0x5f
11216 #define MC_CMD_PROXY_COMPLETE_MSGSET 0x5f
11217 #undef  MC_CMD_0x5f_PRIVILEGE_CTG
11218
11219 #define MC_CMD_0x5f_PRIVILEGE_CTG SRIOV_CTG_ADMIN
11220
11221 /* MC_CMD_PROXY_COMPLETE_IN msgrequest */
11222 #define MC_CMD_PROXY_COMPLETE_IN_LEN 12
11223 #define MC_CMD_PROXY_COMPLETE_IN_BLOCK_INDEX_OFST 0
11224 #define MC_CMD_PROXY_COMPLETE_IN_BLOCK_INDEX_LEN 4
11225 #define MC_CMD_PROXY_COMPLETE_IN_STATUS_OFST 4
11226 #define MC_CMD_PROXY_COMPLETE_IN_STATUS_LEN 4
11227 /* enum: The operation has been completed by using MC_CMD_PROXY_CMD, the reply
11228  * is stored in the REPLY_BUFF.
11229  */
11230 #define MC_CMD_PROXY_COMPLETE_IN_COMPLETE 0x0
11231 /* enum: The operation has been authorized. The originating function may now
11232  * try again.
11233  */
11234 #define MC_CMD_PROXY_COMPLETE_IN_AUTHORIZED 0x1
11235 /* enum: The operation has been declined. */
11236 #define MC_CMD_PROXY_COMPLETE_IN_DECLINED 0x2
11237 /* enum: The authorization failed because the relevant application did not
11238  * respond in time.
11239  */
11240 #define MC_CMD_PROXY_COMPLETE_IN_TIMEDOUT 0x3
11241 #define MC_CMD_PROXY_COMPLETE_IN_HANDLE_OFST 8
11242 #define MC_CMD_PROXY_COMPLETE_IN_HANDLE_LEN 4
11243
11244 /* MC_CMD_PROXY_COMPLETE_OUT msgresponse */
11245 #define MC_CMD_PROXY_COMPLETE_OUT_LEN 0
11246
11247
11248 /***********************************/
11249 /* MC_CMD_ALLOC_BUFTBL_CHUNK
11250  * Allocate a set of buffer table entries using the specified owner ID. This
11251  * operation allocates the required buffer table entries (and fails if it
11252  * cannot do so). The buffer table entries will initially be zeroed.
11253  */
11254 #define MC_CMD_ALLOC_BUFTBL_CHUNK 0x87
11255 #define MC_CMD_ALLOC_BUFTBL_CHUNK_MSGSET 0x87
11256 #undef  MC_CMD_0x87_PRIVILEGE_CTG
11257
11258 #define MC_CMD_0x87_PRIVILEGE_CTG SRIOV_CTG_ONLOAD
11259
11260 /* MC_CMD_ALLOC_BUFTBL_CHUNK_IN msgrequest */
11261 #define MC_CMD_ALLOC_BUFTBL_CHUNK_IN_LEN 8
11262 /* Owner ID to use */
11263 #define MC_CMD_ALLOC_BUFTBL_CHUNK_IN_OWNER_OFST 0
11264 #define MC_CMD_ALLOC_BUFTBL_CHUNK_IN_OWNER_LEN 4
11265 /* Size of buffer table pages to use, in bytes (note that only a few values are
11266  * legal on any specific hardware).
11267  */
11268 #define MC_CMD_ALLOC_BUFTBL_CHUNK_IN_PAGE_SIZE_OFST 4
11269 #define MC_CMD_ALLOC_BUFTBL_CHUNK_IN_PAGE_SIZE_LEN 4
11270
11271 /* MC_CMD_ALLOC_BUFTBL_CHUNK_OUT msgresponse */
11272 #define MC_CMD_ALLOC_BUFTBL_CHUNK_OUT_LEN 12
11273 #define MC_CMD_ALLOC_BUFTBL_CHUNK_OUT_HANDLE_OFST 0
11274 #define MC_CMD_ALLOC_BUFTBL_CHUNK_OUT_HANDLE_LEN 4
11275 #define MC_CMD_ALLOC_BUFTBL_CHUNK_OUT_NUMENTRIES_OFST 4
11276 #define MC_CMD_ALLOC_BUFTBL_CHUNK_OUT_NUMENTRIES_LEN 4
11277 /* Buffer table IDs for use in DMA descriptors. */
11278 #define MC_CMD_ALLOC_BUFTBL_CHUNK_OUT_ID_OFST 8
11279 #define MC_CMD_ALLOC_BUFTBL_CHUNK_OUT_ID_LEN 4
11280
11281
11282 /***********************************/
11283 /* MC_CMD_PROGRAM_BUFTBL_ENTRIES
11284  * Reprogram a set of buffer table entries in the specified chunk.
11285  */
11286 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES 0x88
11287 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_MSGSET 0x88
11288 #undef  MC_CMD_0x88_PRIVILEGE_CTG
11289
11290 #define MC_CMD_0x88_PRIVILEGE_CTG SRIOV_CTG_ONLOAD
11291
11292 /* MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN msgrequest */
11293 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_LENMIN 20
11294 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_LENMAX 268
11295 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_LENMAX_MCDI2 268
11296 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_LEN(num) (12+8*(num))
11297 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_ENTRY_NUM(len) (((len)-12)/8)
11298 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_HANDLE_OFST 0
11299 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_HANDLE_LEN 4
11300 /* ID */
11301 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_FIRSTID_OFST 4
11302 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_FIRSTID_LEN 4
11303 /* Num entries */
11304 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_NUMENTRIES_OFST 8
11305 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_NUMENTRIES_LEN 4
11306 /* Buffer table entry address */
11307 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_ENTRY_OFST 12
11308 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_ENTRY_LEN 8
11309 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_ENTRY_LO_OFST 12
11310 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_ENTRY_LO_LEN 4
11311 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_ENTRY_LO_LBN 96
11312 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_ENTRY_LO_WIDTH 32
11313 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_ENTRY_HI_OFST 16
11314 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_ENTRY_HI_LEN 4
11315 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_ENTRY_HI_LBN 128
11316 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_ENTRY_HI_WIDTH 32
11317 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_ENTRY_MINNUM 1
11318 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_ENTRY_MAXNUM 32
11319 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_ENTRY_MAXNUM_MCDI2 32
11320
11321 /* MC_CMD_PROGRAM_BUFTBL_ENTRIES_OUT msgresponse */
11322 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_OUT_LEN 0
11323
11324
11325 /***********************************/
11326 /* MC_CMD_FREE_BUFTBL_CHUNK
11327  */
11328 #define MC_CMD_FREE_BUFTBL_CHUNK 0x89
11329 #define MC_CMD_FREE_BUFTBL_CHUNK_MSGSET 0x89
11330 #undef  MC_CMD_0x89_PRIVILEGE_CTG
11331
11332 #define MC_CMD_0x89_PRIVILEGE_CTG SRIOV_CTG_ONLOAD
11333
11334 /* MC_CMD_FREE_BUFTBL_CHUNK_IN msgrequest */
11335 #define MC_CMD_FREE_BUFTBL_CHUNK_IN_LEN 4
11336 #define MC_CMD_FREE_BUFTBL_CHUNK_IN_HANDLE_OFST 0
11337 #define MC_CMD_FREE_BUFTBL_CHUNK_IN_HANDLE_LEN 4
11338
11339 /* MC_CMD_FREE_BUFTBL_CHUNK_OUT msgresponse */
11340 #define MC_CMD_FREE_BUFTBL_CHUNK_OUT_LEN 0
11341
11342
11343 /***********************************/
11344 /* MC_CMD_FILTER_OP
11345  * Multiplexed MCDI call for filter operations
11346  */
11347 #define MC_CMD_FILTER_OP 0x8a
11348 #define MC_CMD_FILTER_OP_MSGSET 0x8a
11349 #undef  MC_CMD_0x8a_PRIVILEGE_CTG
11350
11351 #define MC_CMD_0x8a_PRIVILEGE_CTG SRIOV_CTG_GENERAL
11352
11353 /* MC_CMD_FILTER_OP_IN msgrequest */
11354 #define MC_CMD_FILTER_OP_IN_LEN 108
11355 /* identifies the type of operation requested */
11356 #define MC_CMD_FILTER_OP_IN_OP_OFST 0
11357 #define MC_CMD_FILTER_OP_IN_OP_LEN 4
11358 /* enum: single-recipient filter insert */
11359 #define MC_CMD_FILTER_OP_IN_OP_INSERT 0x0
11360 /* enum: single-recipient filter remove */
11361 #define MC_CMD_FILTER_OP_IN_OP_REMOVE 0x1
11362 /* enum: multi-recipient filter subscribe */
11363 #define MC_CMD_FILTER_OP_IN_OP_SUBSCRIBE 0x2
11364 /* enum: multi-recipient filter unsubscribe */
11365 #define MC_CMD_FILTER_OP_IN_OP_UNSUBSCRIBE 0x3
11366 /* enum: replace one recipient with another (warning - the filter handle may
11367  * change)
11368  */
11369 #define MC_CMD_FILTER_OP_IN_OP_REPLACE 0x4
11370 /* filter handle (for remove / unsubscribe operations) */
11371 #define MC_CMD_FILTER_OP_IN_HANDLE_OFST 4
11372 #define MC_CMD_FILTER_OP_IN_HANDLE_LEN 8
11373 #define MC_CMD_FILTER_OP_IN_HANDLE_LO_OFST 4
11374 #define MC_CMD_FILTER_OP_IN_HANDLE_LO_LEN 4
11375 #define MC_CMD_FILTER_OP_IN_HANDLE_LO_LBN 32
11376 #define MC_CMD_FILTER_OP_IN_HANDLE_LO_WIDTH 32
11377 #define MC_CMD_FILTER_OP_IN_HANDLE_HI_OFST 8
11378 #define MC_CMD_FILTER_OP_IN_HANDLE_HI_LEN 4
11379 #define MC_CMD_FILTER_OP_IN_HANDLE_HI_LBN 64
11380 #define MC_CMD_FILTER_OP_IN_HANDLE_HI_WIDTH 32
11381 /* The port ID associated with the v-adaptor which should contain this filter.
11382  */
11383 #define MC_CMD_FILTER_OP_IN_PORT_ID_OFST 12
11384 #define MC_CMD_FILTER_OP_IN_PORT_ID_LEN 4
11385 /* fields to include in match criteria */
11386 #define MC_CMD_FILTER_OP_IN_MATCH_FIELDS_OFST 16
11387 #define MC_CMD_FILTER_OP_IN_MATCH_FIELDS_LEN 4
11388 #define MC_CMD_FILTER_OP_IN_MATCH_SRC_IP_OFST 16
11389 #define MC_CMD_FILTER_OP_IN_MATCH_SRC_IP_LBN 0
11390 #define MC_CMD_FILTER_OP_IN_MATCH_SRC_IP_WIDTH 1
11391 #define MC_CMD_FILTER_OP_IN_MATCH_DST_IP_OFST 16
11392 #define MC_CMD_FILTER_OP_IN_MATCH_DST_IP_LBN 1
11393 #define MC_CMD_FILTER_OP_IN_MATCH_DST_IP_WIDTH 1
11394 #define MC_CMD_FILTER_OP_IN_MATCH_SRC_MAC_OFST 16
11395 #define MC_CMD_FILTER_OP_IN_MATCH_SRC_MAC_LBN 2
11396 #define MC_CMD_FILTER_OP_IN_MATCH_SRC_MAC_WIDTH 1
11397 #define MC_CMD_FILTER_OP_IN_MATCH_SRC_PORT_OFST 16
11398 #define MC_CMD_FILTER_OP_IN_MATCH_SRC_PORT_LBN 3
11399 #define MC_CMD_FILTER_OP_IN_MATCH_SRC_PORT_WIDTH 1
11400 #define MC_CMD_FILTER_OP_IN_MATCH_DST_MAC_OFST 16
11401 #define MC_CMD_FILTER_OP_IN_MATCH_DST_MAC_LBN 4
11402 #define MC_CMD_FILTER_OP_IN_MATCH_DST_MAC_WIDTH 1
11403 #define MC_CMD_FILTER_OP_IN_MATCH_DST_PORT_OFST 16
11404 #define MC_CMD_FILTER_OP_IN_MATCH_DST_PORT_LBN 5
11405 #define MC_CMD_FILTER_OP_IN_MATCH_DST_PORT_WIDTH 1
11406 #define MC_CMD_FILTER_OP_IN_MATCH_ETHER_TYPE_OFST 16
11407 #define MC_CMD_FILTER_OP_IN_MATCH_ETHER_TYPE_LBN 6
11408 #define MC_CMD_FILTER_OP_IN_MATCH_ETHER_TYPE_WIDTH 1
11409 #define MC_CMD_FILTER_OP_IN_MATCH_INNER_VLAN_OFST 16
11410 #define MC_CMD_FILTER_OP_IN_MATCH_INNER_VLAN_LBN 7
11411 #define MC_CMD_FILTER_OP_IN_MATCH_INNER_VLAN_WIDTH 1
11412 #define MC_CMD_FILTER_OP_IN_MATCH_OUTER_VLAN_OFST 16
11413 #define MC_CMD_FILTER_OP_IN_MATCH_OUTER_VLAN_LBN 8
11414 #define MC_CMD_FILTER_OP_IN_MATCH_OUTER_VLAN_WIDTH 1
11415 #define MC_CMD_FILTER_OP_IN_MATCH_IP_PROTO_OFST 16
11416 #define MC_CMD_FILTER_OP_IN_MATCH_IP_PROTO_LBN 9
11417 #define MC_CMD_FILTER_OP_IN_MATCH_IP_PROTO_WIDTH 1
11418 #define MC_CMD_FILTER_OP_IN_MATCH_FWDEF0_OFST 16
11419 #define MC_CMD_FILTER_OP_IN_MATCH_FWDEF0_LBN 10
11420 #define MC_CMD_FILTER_OP_IN_MATCH_FWDEF0_WIDTH 1
11421 #define MC_CMD_FILTER_OP_IN_MATCH_FWDEF1_OFST 16
11422 #define MC_CMD_FILTER_OP_IN_MATCH_FWDEF1_LBN 11
11423 #define MC_CMD_FILTER_OP_IN_MATCH_FWDEF1_WIDTH 1
11424 #define MC_CMD_FILTER_OP_IN_MATCH_UNKNOWN_MCAST_DST_OFST 16
11425 #define MC_CMD_FILTER_OP_IN_MATCH_UNKNOWN_MCAST_DST_LBN 30
11426 #define MC_CMD_FILTER_OP_IN_MATCH_UNKNOWN_MCAST_DST_WIDTH 1
11427 #define MC_CMD_FILTER_OP_IN_MATCH_UNKNOWN_UCAST_DST_OFST 16
11428 #define MC_CMD_FILTER_OP_IN_MATCH_UNKNOWN_UCAST_DST_LBN 31
11429 #define MC_CMD_FILTER_OP_IN_MATCH_UNKNOWN_UCAST_DST_WIDTH 1
11430 /* receive destination */
11431 #define MC_CMD_FILTER_OP_IN_RX_DEST_OFST 20
11432 #define MC_CMD_FILTER_OP_IN_RX_DEST_LEN 4
11433 /* enum: drop packets */
11434 #define MC_CMD_FILTER_OP_IN_RX_DEST_DROP 0x0
11435 /* enum: receive to host */
11436 #define MC_CMD_FILTER_OP_IN_RX_DEST_HOST 0x1
11437 /* enum: receive to MC */
11438 #define MC_CMD_FILTER_OP_IN_RX_DEST_MC 0x2
11439 /* enum: loop back to TXDP 0 */
11440 #define MC_CMD_FILTER_OP_IN_RX_DEST_TX0 0x3
11441 /* enum: loop back to TXDP 1 */
11442 #define MC_CMD_FILTER_OP_IN_RX_DEST_TX1 0x4
11443 /* receive queue handle (for multiple queue modes, this is the base queue) */
11444 #define MC_CMD_FILTER_OP_IN_RX_QUEUE_OFST 24
11445 #define MC_CMD_FILTER_OP_IN_RX_QUEUE_LEN 4
11446 /* receive mode */
11447 #define MC_CMD_FILTER_OP_IN_RX_MODE_OFST 28
11448 #define MC_CMD_FILTER_OP_IN_RX_MODE_LEN 4
11449 /* enum: receive to just the specified queue */
11450 #define MC_CMD_FILTER_OP_IN_RX_MODE_SIMPLE 0x0
11451 /* enum: receive to multiple queues using RSS context */
11452 #define MC_CMD_FILTER_OP_IN_RX_MODE_RSS 0x1
11453 /* enum: receive to multiple queues using .1p mapping */
11454 #define MC_CMD_FILTER_OP_IN_RX_MODE_DOT1P_MAPPING 0x2
11455 /* enum: install a filter entry that will never match; for test purposes only
11456  */
11457 #define MC_CMD_FILTER_OP_IN_RX_MODE_TEST_NEVER_MATCH 0x80000000
11458 /* RSS context (for RX_MODE_RSS) or .1p mapping handle (for
11459  * RX_MODE_DOT1P_MAPPING), as returned by MC_CMD_RSS_CONTEXT_ALLOC or
11460  * MC_CMD_DOT1P_MAPPING_ALLOC.
11461  */
11462 #define MC_CMD_FILTER_OP_IN_RX_CONTEXT_OFST 32
11463 #define MC_CMD_FILTER_OP_IN_RX_CONTEXT_LEN 4
11464 /* transmit domain (reserved; set to 0) */
11465 #define MC_CMD_FILTER_OP_IN_TX_DOMAIN_OFST 36
11466 #define MC_CMD_FILTER_OP_IN_TX_DOMAIN_LEN 4
11467 /* transmit destination (either set the MAC and/or PM bits for explicit
11468  * control, or set this field to TX_DEST_DEFAULT for sensible default
11469  * behaviour)
11470  */
11471 #define MC_CMD_FILTER_OP_IN_TX_DEST_OFST 40
11472 #define MC_CMD_FILTER_OP_IN_TX_DEST_LEN 4
11473 /* enum: request default behaviour (based on filter type) */
11474 #define MC_CMD_FILTER_OP_IN_TX_DEST_DEFAULT 0xffffffff
11475 #define MC_CMD_FILTER_OP_IN_TX_DEST_MAC_OFST 40
11476 #define MC_CMD_FILTER_OP_IN_TX_DEST_MAC_LBN 0
11477 #define MC_CMD_FILTER_OP_IN_TX_DEST_MAC_WIDTH 1
11478 #define MC_CMD_FILTER_OP_IN_TX_DEST_PM_OFST 40
11479 #define MC_CMD_FILTER_OP_IN_TX_DEST_PM_LBN 1
11480 #define MC_CMD_FILTER_OP_IN_TX_DEST_PM_WIDTH 1
11481 /* source MAC address to match (as bytes in network order) */
11482 #define MC_CMD_FILTER_OP_IN_SRC_MAC_OFST 44
11483 #define MC_CMD_FILTER_OP_IN_SRC_MAC_LEN 6
11484 /* source port to match (as bytes in network order) */
11485 #define MC_CMD_FILTER_OP_IN_SRC_PORT_OFST 50
11486 #define MC_CMD_FILTER_OP_IN_SRC_PORT_LEN 2
11487 /* destination MAC address to match (as bytes in network order) */
11488 #define MC_CMD_FILTER_OP_IN_DST_MAC_OFST 52
11489 #define MC_CMD_FILTER_OP_IN_DST_MAC_LEN 6
11490 /* destination port to match (as bytes in network order) */
11491 #define MC_CMD_FILTER_OP_IN_DST_PORT_OFST 58
11492 #define MC_CMD_FILTER_OP_IN_DST_PORT_LEN 2
11493 /* Ethernet type to match (as bytes in network order) */
11494 #define MC_CMD_FILTER_OP_IN_ETHER_TYPE_OFST 60
11495 #define MC_CMD_FILTER_OP_IN_ETHER_TYPE_LEN 2
11496 /* Inner VLAN tag to match (as bytes in network order) */
11497 #define MC_CMD_FILTER_OP_IN_INNER_VLAN_OFST 62
11498 #define MC_CMD_FILTER_OP_IN_INNER_VLAN_LEN 2
11499 /* Outer VLAN tag to match (as bytes in network order) */
11500 #define MC_CMD_FILTER_OP_IN_OUTER_VLAN_OFST 64
11501 #define MC_CMD_FILTER_OP_IN_OUTER_VLAN_LEN 2
11502 /* IP protocol to match (in low byte; set high byte to 0) */
11503 #define MC_CMD_FILTER_OP_IN_IP_PROTO_OFST 66
11504 #define MC_CMD_FILTER_OP_IN_IP_PROTO_LEN 2
11505 /* Firmware defined register 0 to match (reserved; set to 0) */
11506 #define MC_CMD_FILTER_OP_IN_FWDEF0_OFST 68
11507 #define MC_CMD_FILTER_OP_IN_FWDEF0_LEN 4
11508 /* Firmware defined register 1 to match (reserved; set to 0) */
11509 #define MC_CMD_FILTER_OP_IN_FWDEF1_OFST 72
11510 #define MC_CMD_FILTER_OP_IN_FWDEF1_LEN 4
11511 /* source IP address to match (as bytes in network order; set last 12 bytes to
11512  * 0 for IPv4 address)
11513  */
11514 #define MC_CMD_FILTER_OP_IN_SRC_IP_OFST 76
11515 #define MC_CMD_FILTER_OP_IN_SRC_IP_LEN 16
11516 /* destination IP address to match (as bytes in network order; set last 12
11517  * bytes to 0 for IPv4 address)
11518  */
11519 #define MC_CMD_FILTER_OP_IN_DST_IP_OFST 92
11520 #define MC_CMD_FILTER_OP_IN_DST_IP_LEN 16
11521
11522 /* MC_CMD_FILTER_OP_EXT_IN msgrequest: Extension to MC_CMD_FILTER_OP_IN to
11523  * include handling of VXLAN/NVGRE encapsulated frame filtering (which is
11524  * supported on Medford only).
11525  */
11526 #define MC_CMD_FILTER_OP_EXT_IN_LEN 172
11527 /* identifies the type of operation requested */
11528 #define MC_CMD_FILTER_OP_EXT_IN_OP_OFST 0
11529 #define MC_CMD_FILTER_OP_EXT_IN_OP_LEN 4
11530 /*            Enum values, see field(s): */
11531 /*               MC_CMD_FILTER_OP_IN/OP */
11532 /* filter handle (for remove / unsubscribe operations) */
11533 #define MC_CMD_FILTER_OP_EXT_IN_HANDLE_OFST 4
11534 #define MC_CMD_FILTER_OP_EXT_IN_HANDLE_LEN 8
11535 #define MC_CMD_FILTER_OP_EXT_IN_HANDLE_LO_OFST 4
11536 #define MC_CMD_FILTER_OP_EXT_IN_HANDLE_LO_LEN 4
11537 #define MC_CMD_FILTER_OP_EXT_IN_HANDLE_LO_LBN 32
11538 #define MC_CMD_FILTER_OP_EXT_IN_HANDLE_LO_WIDTH 32
11539 #define MC_CMD_FILTER_OP_EXT_IN_HANDLE_HI_OFST 8
11540 #define MC_CMD_FILTER_OP_EXT_IN_HANDLE_HI_LEN 4
11541 #define MC_CMD_FILTER_OP_EXT_IN_HANDLE_HI_LBN 64
11542 #define MC_CMD_FILTER_OP_EXT_IN_HANDLE_HI_WIDTH 32
11543 /* The port ID associated with the v-adaptor which should contain this filter.
11544  */
11545 #define MC_CMD_FILTER_OP_EXT_IN_PORT_ID_OFST 12
11546 #define MC_CMD_FILTER_OP_EXT_IN_PORT_ID_LEN 4
11547 /* fields to include in match criteria */
11548 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_FIELDS_OFST 16
11549 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_FIELDS_LEN 4
11550 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_SRC_IP_OFST 16
11551 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_SRC_IP_LBN 0
11552 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_SRC_IP_WIDTH 1
11553 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_DST_IP_OFST 16
11554 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_DST_IP_LBN 1
11555 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_DST_IP_WIDTH 1
11556 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_SRC_MAC_OFST 16
11557 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_SRC_MAC_LBN 2
11558 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_SRC_MAC_WIDTH 1
11559 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_SRC_PORT_OFST 16
11560 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_SRC_PORT_LBN 3
11561 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_SRC_PORT_WIDTH 1
11562 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_DST_MAC_OFST 16
11563 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_DST_MAC_LBN 4
11564 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_DST_MAC_WIDTH 1
11565 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_DST_PORT_OFST 16
11566 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_DST_PORT_LBN 5
11567 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_DST_PORT_WIDTH 1
11568 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_ETHER_TYPE_OFST 16
11569 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_ETHER_TYPE_LBN 6
11570 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_ETHER_TYPE_WIDTH 1
11571 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_INNER_VLAN_OFST 16
11572 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_INNER_VLAN_LBN 7
11573 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_INNER_VLAN_WIDTH 1
11574 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_OUTER_VLAN_OFST 16
11575 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_OUTER_VLAN_LBN 8
11576 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_OUTER_VLAN_WIDTH 1
11577 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IP_PROTO_OFST 16
11578 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IP_PROTO_LBN 9
11579 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IP_PROTO_WIDTH 1
11580 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_FWDEF0_OFST 16
11581 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_FWDEF0_LBN 10
11582 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_FWDEF0_WIDTH 1
11583 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_VNI_OR_VSID_OFST 16
11584 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_VNI_OR_VSID_LBN 11
11585 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_VNI_OR_VSID_WIDTH 1
11586 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_SRC_IP_OFST 16
11587 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_SRC_IP_LBN 12
11588 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_SRC_IP_WIDTH 1
11589 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_DST_IP_OFST 16
11590 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_DST_IP_LBN 13
11591 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_DST_IP_WIDTH 1
11592 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_SRC_MAC_OFST 16
11593 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_SRC_MAC_LBN 14
11594 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_SRC_MAC_WIDTH 1
11595 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_SRC_PORT_OFST 16
11596 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_SRC_PORT_LBN 15
11597 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_SRC_PORT_WIDTH 1
11598 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_DST_MAC_OFST 16
11599 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_DST_MAC_LBN 16
11600 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_DST_MAC_WIDTH 1
11601 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_DST_PORT_OFST 16
11602 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_DST_PORT_LBN 17
11603 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_DST_PORT_WIDTH 1
11604 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_ETHER_TYPE_OFST 16
11605 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_ETHER_TYPE_LBN 18
11606 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_ETHER_TYPE_WIDTH 1
11607 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_INNER_VLAN_OFST 16
11608 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_INNER_VLAN_LBN 19
11609 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_INNER_VLAN_WIDTH 1
11610 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_OUTER_VLAN_OFST 16
11611 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_OUTER_VLAN_LBN 20
11612 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_OUTER_VLAN_WIDTH 1
11613 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_IP_PROTO_OFST 16
11614 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_IP_PROTO_LBN 21
11615 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_IP_PROTO_WIDTH 1
11616 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_FWDEF0_OFST 16
11617 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_FWDEF0_LBN 22
11618 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_FWDEF0_WIDTH 1
11619 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_FWDEF1_OFST 16
11620 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_FWDEF1_LBN 23
11621 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_FWDEF1_WIDTH 1
11622 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_UNKNOWN_MCAST_DST_OFST 16
11623 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_UNKNOWN_MCAST_DST_LBN 24
11624 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_UNKNOWN_MCAST_DST_WIDTH 1
11625 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_UNKNOWN_UCAST_DST_OFST 16
11626 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_UNKNOWN_UCAST_DST_LBN 25
11627 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_UNKNOWN_UCAST_DST_WIDTH 1
11628 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_UNKNOWN_MCAST_DST_OFST 16
11629 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_UNKNOWN_MCAST_DST_LBN 30
11630 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_UNKNOWN_MCAST_DST_WIDTH 1
11631 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_UNKNOWN_UCAST_DST_OFST 16
11632 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_UNKNOWN_UCAST_DST_LBN 31
11633 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_UNKNOWN_UCAST_DST_WIDTH 1
11634 /* receive destination */
11635 #define MC_CMD_FILTER_OP_EXT_IN_RX_DEST_OFST 20
11636 #define MC_CMD_FILTER_OP_EXT_IN_RX_DEST_LEN 4
11637 /* enum: drop packets */
11638 #define MC_CMD_FILTER_OP_EXT_IN_RX_DEST_DROP 0x0
11639 /* enum: receive to host */
11640 #define MC_CMD_FILTER_OP_EXT_IN_RX_DEST_HOST 0x1
11641 /* enum: receive to MC */
11642 #define MC_CMD_FILTER_OP_EXT_IN_RX_DEST_MC 0x2
11643 /* enum: loop back to TXDP 0 */
11644 #define MC_CMD_FILTER_OP_EXT_IN_RX_DEST_TX0 0x3
11645 /* enum: loop back to TXDP 1 */
11646 #define MC_CMD_FILTER_OP_EXT_IN_RX_DEST_TX1 0x4
11647 /* receive queue handle (for multiple queue modes, this is the base queue) */
11648 #define MC_CMD_FILTER_OP_EXT_IN_RX_QUEUE_OFST 24
11649 #define MC_CMD_FILTER_OP_EXT_IN_RX_QUEUE_LEN 4
11650 /* receive mode */
11651 #define MC_CMD_FILTER_OP_EXT_IN_RX_MODE_OFST 28
11652 #define MC_CMD_FILTER_OP_EXT_IN_RX_MODE_LEN 4
11653 /* enum: receive to just the specified queue */
11654 #define MC_CMD_FILTER_OP_EXT_IN_RX_MODE_SIMPLE 0x0
11655 /* enum: receive to multiple queues using RSS context */
11656 #define MC_CMD_FILTER_OP_EXT_IN_RX_MODE_RSS 0x1
11657 /* enum: receive to multiple queues using .1p mapping */
11658 #define MC_CMD_FILTER_OP_EXT_IN_RX_MODE_DOT1P_MAPPING 0x2
11659 /* enum: install a filter entry that will never match; for test purposes only
11660  */
11661 #define MC_CMD_FILTER_OP_EXT_IN_RX_MODE_TEST_NEVER_MATCH 0x80000000
11662 /* RSS context (for RX_MODE_RSS) or .1p mapping handle (for
11663  * RX_MODE_DOT1P_MAPPING), as returned by MC_CMD_RSS_CONTEXT_ALLOC or
11664  * MC_CMD_DOT1P_MAPPING_ALLOC.
11665  */
11666 #define MC_CMD_FILTER_OP_EXT_IN_RX_CONTEXT_OFST 32
11667 #define MC_CMD_FILTER_OP_EXT_IN_RX_CONTEXT_LEN 4
11668 /* transmit domain (reserved; set to 0) */
11669 #define MC_CMD_FILTER_OP_EXT_IN_TX_DOMAIN_OFST 36
11670 #define MC_CMD_FILTER_OP_EXT_IN_TX_DOMAIN_LEN 4
11671 /* transmit destination (either set the MAC and/or PM bits for explicit
11672  * control, or set this field to TX_DEST_DEFAULT for sensible default
11673  * behaviour)
11674  */
11675 #define MC_CMD_FILTER_OP_EXT_IN_TX_DEST_OFST 40
11676 #define MC_CMD_FILTER_OP_EXT_IN_TX_DEST_LEN 4
11677 /* enum: request default behaviour (based on filter type) */
11678 #define MC_CMD_FILTER_OP_EXT_IN_TX_DEST_DEFAULT 0xffffffff
11679 #define MC_CMD_FILTER_OP_EXT_IN_TX_DEST_MAC_OFST 40
11680 #define MC_CMD_FILTER_OP_EXT_IN_TX_DEST_MAC_LBN 0
11681 #define MC_CMD_FILTER_OP_EXT_IN_TX_DEST_MAC_WIDTH 1
11682 #define MC_CMD_FILTER_OP_EXT_IN_TX_DEST_PM_OFST 40
11683 #define MC_CMD_FILTER_OP_EXT_IN_TX_DEST_PM_LBN 1
11684 #define MC_CMD_FILTER_OP_EXT_IN_TX_DEST_PM_WIDTH 1
11685 /* source MAC address to match (as bytes in network order) */
11686 #define MC_CMD_FILTER_OP_EXT_IN_SRC_MAC_OFST 44
11687 #define MC_CMD_FILTER_OP_EXT_IN_SRC_MAC_LEN 6
11688 /* source port to match (as bytes in network order) */
11689 #define MC_CMD_FILTER_OP_EXT_IN_SRC_PORT_OFST 50
11690 #define MC_CMD_FILTER_OP_EXT_IN_SRC_PORT_LEN 2
11691 /* destination MAC address to match (as bytes in network order) */
11692 #define MC_CMD_FILTER_OP_EXT_IN_DST_MAC_OFST 52
11693 #define MC_CMD_FILTER_OP_EXT_IN_DST_MAC_LEN 6
11694 /* destination port to match (as bytes in network order) */
11695 #define MC_CMD_FILTER_OP_EXT_IN_DST_PORT_OFST 58
11696 #define MC_CMD_FILTER_OP_EXT_IN_DST_PORT_LEN 2
11697 /* Ethernet type to match (as bytes in network order) */
11698 #define MC_CMD_FILTER_OP_EXT_IN_ETHER_TYPE_OFST 60
11699 #define MC_CMD_FILTER_OP_EXT_IN_ETHER_TYPE_LEN 2
11700 /* Inner VLAN tag to match (as bytes in network order) */
11701 #define MC_CMD_FILTER_OP_EXT_IN_INNER_VLAN_OFST 62
11702 #define MC_CMD_FILTER_OP_EXT_IN_INNER_VLAN_LEN 2
11703 /* Outer VLAN tag to match (as bytes in network order) */
11704 #define MC_CMD_FILTER_OP_EXT_IN_OUTER_VLAN_OFST 64
11705 #define MC_CMD_FILTER_OP_EXT_IN_OUTER_VLAN_LEN 2
11706 /* IP protocol to match (in low byte; set high byte to 0) */
11707 #define MC_CMD_FILTER_OP_EXT_IN_IP_PROTO_OFST 66
11708 #define MC_CMD_FILTER_OP_EXT_IN_IP_PROTO_LEN 2
11709 /* Firmware defined register 0 to match (reserved; set to 0) */
11710 #define MC_CMD_FILTER_OP_EXT_IN_FWDEF0_OFST 68
11711 #define MC_CMD_FILTER_OP_EXT_IN_FWDEF0_LEN 4
11712 /* VNI (for VXLAN/Geneve, when IP protocol is UDP) or VSID (for NVGRE, when IP
11713  * protocol is GRE) to match (as bytes in network order; set last byte to 0 for
11714  * VXLAN/NVGRE, or 1 for Geneve)
11715  */
11716 #define MC_CMD_FILTER_OP_EXT_IN_VNI_OR_VSID_OFST 72
11717 #define MC_CMD_FILTER_OP_EXT_IN_VNI_OR_VSID_LEN 4
11718 #define MC_CMD_FILTER_OP_EXT_IN_VNI_VALUE_OFST 72
11719 #define MC_CMD_FILTER_OP_EXT_IN_VNI_VALUE_LBN 0
11720 #define MC_CMD_FILTER_OP_EXT_IN_VNI_VALUE_WIDTH 24
11721 #define MC_CMD_FILTER_OP_EXT_IN_VNI_TYPE_OFST 72
11722 #define MC_CMD_FILTER_OP_EXT_IN_VNI_TYPE_LBN 24
11723 #define MC_CMD_FILTER_OP_EXT_IN_VNI_TYPE_WIDTH 8
11724 /* enum: Match VXLAN traffic with this VNI */
11725 #define MC_CMD_FILTER_OP_EXT_IN_VNI_TYPE_VXLAN 0x0
11726 /* enum: Match Geneve traffic with this VNI */
11727 #define MC_CMD_FILTER_OP_EXT_IN_VNI_TYPE_GENEVE 0x1
11728 /* enum: Reserved for experimental development use */
11729 #define MC_CMD_FILTER_OP_EXT_IN_VNI_TYPE_EXPERIMENTAL 0xfe
11730 #define MC_CMD_FILTER_OP_EXT_IN_VSID_VALUE_OFST 72
11731 #define MC_CMD_FILTER_OP_EXT_IN_VSID_VALUE_LBN 0
11732 #define MC_CMD_FILTER_OP_EXT_IN_VSID_VALUE_WIDTH 24
11733 #define MC_CMD_FILTER_OP_EXT_IN_VSID_TYPE_OFST 72
11734 #define MC_CMD_FILTER_OP_EXT_IN_VSID_TYPE_LBN 24
11735 #define MC_CMD_FILTER_OP_EXT_IN_VSID_TYPE_WIDTH 8
11736 /* enum: Match NVGRE traffic with this VSID */
11737 #define MC_CMD_FILTER_OP_EXT_IN_VSID_TYPE_NVGRE 0x0
11738 /* source IP address to match (as bytes in network order; set last 12 bytes to
11739  * 0 for IPv4 address)
11740  */
11741 #define MC_CMD_FILTER_OP_EXT_IN_SRC_IP_OFST 76
11742 #define MC_CMD_FILTER_OP_EXT_IN_SRC_IP_LEN 16
11743 /* destination IP address to match (as bytes in network order; set last 12
11744  * bytes to 0 for IPv4 address)
11745  */
11746 #define MC_CMD_FILTER_OP_EXT_IN_DST_IP_OFST 92
11747 #define MC_CMD_FILTER_OP_EXT_IN_DST_IP_LEN 16
11748 /* VXLAN/NVGRE inner frame source MAC address to match (as bytes in network
11749  * order)
11750  */
11751 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_SRC_MAC_OFST 108
11752 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_SRC_MAC_LEN 6
11753 /* VXLAN/NVGRE inner frame source port to match (as bytes in network order) */
11754 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_SRC_PORT_OFST 114
11755 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_SRC_PORT_LEN 2
11756 /* VXLAN/NVGRE inner frame destination MAC address to match (as bytes in
11757  * network order)
11758  */
11759 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_DST_MAC_OFST 116
11760 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_DST_MAC_LEN 6
11761 /* VXLAN/NVGRE inner frame destination port to match (as bytes in network
11762  * order)
11763  */
11764 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_DST_PORT_OFST 122
11765 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_DST_PORT_LEN 2
11766 /* VXLAN/NVGRE inner frame Ethernet type to match (as bytes in network order)
11767  */
11768 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_ETHER_TYPE_OFST 124
11769 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_ETHER_TYPE_LEN 2
11770 /* VXLAN/NVGRE inner frame Inner VLAN tag to match (as bytes in network order)
11771  */
11772 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_INNER_VLAN_OFST 126
11773 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_INNER_VLAN_LEN 2
11774 /* VXLAN/NVGRE inner frame Outer VLAN tag to match (as bytes in network order)
11775  */
11776 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_OUTER_VLAN_OFST 128
11777 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_OUTER_VLAN_LEN 2
11778 /* VXLAN/NVGRE inner frame IP protocol to match (in low byte; set high byte to
11779  * 0)
11780  */
11781 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_IP_PROTO_OFST 130
11782 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_IP_PROTO_LEN 2
11783 /* VXLAN/NVGRE inner frame Firmware defined register 0 to match (reserved; set
11784  * to 0)
11785  */
11786 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_FWDEF0_OFST 132
11787 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_FWDEF0_LEN 4
11788 /* VXLAN/NVGRE inner frame Firmware defined register 1 to match (reserved; set
11789  * to 0)
11790  */
11791 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_FWDEF1_OFST 136
11792 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_FWDEF1_LEN 4
11793 /* VXLAN/NVGRE inner frame source IP address to match (as bytes in network
11794  * order; set last 12 bytes to 0 for IPv4 address)
11795  */
11796 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_SRC_IP_OFST 140
11797 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_SRC_IP_LEN 16
11798 /* VXLAN/NVGRE inner frame destination IP address to match (as bytes in network
11799  * order; set last 12 bytes to 0 for IPv4 address)
11800  */
11801 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_DST_IP_OFST 156
11802 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_DST_IP_LEN 16
11803
11804 /* MC_CMD_FILTER_OP_V3_IN msgrequest: FILTER_OP extension to support additional
11805  * filter actions for EF100. Some of these actions are also supported on EF10,
11806  * for Intel's DPDK (Data Plane Development Kit, dpdk.org) via its rte_flow
11807  * API. In the latter case, this extension is only useful with the sfc_efx
11808  * driver included as part of DPDK, used in conjunction with the dpdk datapath
11809  * firmware variant.
11810  */
11811 #define MC_CMD_FILTER_OP_V3_IN_LEN 180
11812 /* identifies the type of operation requested */
11813 #define MC_CMD_FILTER_OP_V3_IN_OP_OFST 0
11814 #define MC_CMD_FILTER_OP_V3_IN_OP_LEN 4
11815 /*            Enum values, see field(s): */
11816 /*               MC_CMD_FILTER_OP_IN/OP */
11817 /* filter handle (for remove / unsubscribe operations) */
11818 #define MC_CMD_FILTER_OP_V3_IN_HANDLE_OFST 4
11819 #define MC_CMD_FILTER_OP_V3_IN_HANDLE_LEN 8
11820 #define MC_CMD_FILTER_OP_V3_IN_HANDLE_LO_OFST 4
11821 #define MC_CMD_FILTER_OP_V3_IN_HANDLE_LO_LEN 4
11822 #define MC_CMD_FILTER_OP_V3_IN_HANDLE_LO_LBN 32
11823 #define MC_CMD_FILTER_OP_V3_IN_HANDLE_LO_WIDTH 32
11824 #define MC_CMD_FILTER_OP_V3_IN_HANDLE_HI_OFST 8
11825 #define MC_CMD_FILTER_OP_V3_IN_HANDLE_HI_LEN 4
11826 #define MC_CMD_FILTER_OP_V3_IN_HANDLE_HI_LBN 64
11827 #define MC_CMD_FILTER_OP_V3_IN_HANDLE_HI_WIDTH 32
11828 /* The port ID associated with the v-adaptor which should contain this filter.
11829  */
11830 #define MC_CMD_FILTER_OP_V3_IN_PORT_ID_OFST 12
11831 #define MC_CMD_FILTER_OP_V3_IN_PORT_ID_LEN 4
11832 /* fields to include in match criteria */
11833 #define MC_CMD_FILTER_OP_V3_IN_MATCH_FIELDS_OFST 16
11834 #define MC_CMD_FILTER_OP_V3_IN_MATCH_FIELDS_LEN 4
11835 #define MC_CMD_FILTER_OP_V3_IN_MATCH_SRC_IP_OFST 16
11836 #define MC_CMD_FILTER_OP_V3_IN_MATCH_SRC_IP_LBN 0
11837 #define MC_CMD_FILTER_OP_V3_IN_MATCH_SRC_IP_WIDTH 1
11838 #define MC_CMD_FILTER_OP_V3_IN_MATCH_DST_IP_OFST 16
11839 #define MC_CMD_FILTER_OP_V3_IN_MATCH_DST_IP_LBN 1
11840 #define MC_CMD_FILTER_OP_V3_IN_MATCH_DST_IP_WIDTH 1
11841 #define MC_CMD_FILTER_OP_V3_IN_MATCH_SRC_MAC_OFST 16
11842 #define MC_CMD_FILTER_OP_V3_IN_MATCH_SRC_MAC_LBN 2
11843 #define MC_CMD_FILTER_OP_V3_IN_MATCH_SRC_MAC_WIDTH 1
11844 #define MC_CMD_FILTER_OP_V3_IN_MATCH_SRC_PORT_OFST 16
11845 #define MC_CMD_FILTER_OP_V3_IN_MATCH_SRC_PORT_LBN 3
11846 #define MC_CMD_FILTER_OP_V3_IN_MATCH_SRC_PORT_WIDTH 1
11847 #define MC_CMD_FILTER_OP_V3_IN_MATCH_DST_MAC_OFST 16
11848 #define MC_CMD_FILTER_OP_V3_IN_MATCH_DST_MAC_LBN 4
11849 #define MC_CMD_FILTER_OP_V3_IN_MATCH_DST_MAC_WIDTH 1
11850 #define MC_CMD_FILTER_OP_V3_IN_MATCH_DST_PORT_OFST 16
11851 #define MC_CMD_FILTER_OP_V3_IN_MATCH_DST_PORT_LBN 5
11852 #define MC_CMD_FILTER_OP_V3_IN_MATCH_DST_PORT_WIDTH 1
11853 #define MC_CMD_FILTER_OP_V3_IN_MATCH_ETHER_TYPE_OFST 16
11854 #define MC_CMD_FILTER_OP_V3_IN_MATCH_ETHER_TYPE_LBN 6
11855 #define MC_CMD_FILTER_OP_V3_IN_MATCH_ETHER_TYPE_WIDTH 1
11856 #define MC_CMD_FILTER_OP_V3_IN_MATCH_INNER_VLAN_OFST 16
11857 #define MC_CMD_FILTER_OP_V3_IN_MATCH_INNER_VLAN_LBN 7
11858 #define MC_CMD_FILTER_OP_V3_IN_MATCH_INNER_VLAN_WIDTH 1
11859 #define MC_CMD_FILTER_OP_V3_IN_MATCH_OUTER_VLAN_OFST 16
11860 #define MC_CMD_FILTER_OP_V3_IN_MATCH_OUTER_VLAN_LBN 8
11861 #define MC_CMD_FILTER_OP_V3_IN_MATCH_OUTER_VLAN_WIDTH 1
11862 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IP_PROTO_OFST 16
11863 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IP_PROTO_LBN 9
11864 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IP_PROTO_WIDTH 1
11865 #define MC_CMD_FILTER_OP_V3_IN_MATCH_FWDEF0_OFST 16
11866 #define MC_CMD_FILTER_OP_V3_IN_MATCH_FWDEF0_LBN 10
11867 #define MC_CMD_FILTER_OP_V3_IN_MATCH_FWDEF0_WIDTH 1
11868 #define MC_CMD_FILTER_OP_V3_IN_MATCH_VNI_OR_VSID_OFST 16
11869 #define MC_CMD_FILTER_OP_V3_IN_MATCH_VNI_OR_VSID_LBN 11
11870 #define MC_CMD_FILTER_OP_V3_IN_MATCH_VNI_OR_VSID_WIDTH 1
11871 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_SRC_IP_OFST 16
11872 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_SRC_IP_LBN 12
11873 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_SRC_IP_WIDTH 1
11874 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_DST_IP_OFST 16
11875 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_DST_IP_LBN 13
11876 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_DST_IP_WIDTH 1
11877 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_SRC_MAC_OFST 16
11878 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_SRC_MAC_LBN 14
11879 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_SRC_MAC_WIDTH 1
11880 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_SRC_PORT_OFST 16
11881 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_SRC_PORT_LBN 15
11882 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_SRC_PORT_WIDTH 1
11883 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_DST_MAC_OFST 16
11884 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_DST_MAC_LBN 16
11885 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_DST_MAC_WIDTH 1
11886 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_DST_PORT_OFST 16
11887 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_DST_PORT_LBN 17
11888 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_DST_PORT_WIDTH 1
11889 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_ETHER_TYPE_OFST 16
11890 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_ETHER_TYPE_LBN 18
11891 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_ETHER_TYPE_WIDTH 1
11892 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_INNER_VLAN_OFST 16
11893 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_INNER_VLAN_LBN 19
11894 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_INNER_VLAN_WIDTH 1
11895 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_OUTER_VLAN_OFST 16
11896 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_OUTER_VLAN_LBN 20
11897 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_OUTER_VLAN_WIDTH 1
11898 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_IP_PROTO_OFST 16
11899 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_IP_PROTO_LBN 21
11900 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_IP_PROTO_WIDTH 1
11901 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_FWDEF0_OFST 16
11902 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_FWDEF0_LBN 22
11903 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_FWDEF0_WIDTH 1
11904 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_FWDEF1_OFST 16
11905 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_FWDEF1_LBN 23
11906 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_FWDEF1_WIDTH 1
11907 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_UNKNOWN_MCAST_DST_OFST 16
11908 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_UNKNOWN_MCAST_DST_LBN 24
11909 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_UNKNOWN_MCAST_DST_WIDTH 1
11910 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_UNKNOWN_UCAST_DST_OFST 16
11911 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_UNKNOWN_UCAST_DST_LBN 25
11912 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_UNKNOWN_UCAST_DST_WIDTH 1
11913 #define MC_CMD_FILTER_OP_V3_IN_MATCH_UNKNOWN_MCAST_DST_OFST 16
11914 #define MC_CMD_FILTER_OP_V3_IN_MATCH_UNKNOWN_MCAST_DST_LBN 30
11915 #define MC_CMD_FILTER_OP_V3_IN_MATCH_UNKNOWN_MCAST_DST_WIDTH 1
11916 #define MC_CMD_FILTER_OP_V3_IN_MATCH_UNKNOWN_UCAST_DST_OFST 16
11917 #define MC_CMD_FILTER_OP_V3_IN_MATCH_UNKNOWN_UCAST_DST_LBN 31
11918 #define MC_CMD_FILTER_OP_V3_IN_MATCH_UNKNOWN_UCAST_DST_WIDTH 1
11919 /* receive destination */
11920 #define MC_CMD_FILTER_OP_V3_IN_RX_DEST_OFST 20
11921 #define MC_CMD_FILTER_OP_V3_IN_RX_DEST_LEN 4
11922 /* enum: drop packets */
11923 #define MC_CMD_FILTER_OP_V3_IN_RX_DEST_DROP 0x0
11924 /* enum: receive to host */
11925 #define MC_CMD_FILTER_OP_V3_IN_RX_DEST_HOST 0x1
11926 /* enum: receive to MC */
11927 #define MC_CMD_FILTER_OP_V3_IN_RX_DEST_MC 0x2
11928 /* enum: loop back to TXDP 0 */
11929 #define MC_CMD_FILTER_OP_V3_IN_RX_DEST_TX0 0x3
11930 /* enum: loop back to TXDP 1 */
11931 #define MC_CMD_FILTER_OP_V3_IN_RX_DEST_TX1 0x4
11932 /* receive queue handle (for multiple queue modes, this is the base queue) */
11933 #define MC_CMD_FILTER_OP_V3_IN_RX_QUEUE_OFST 24
11934 #define MC_CMD_FILTER_OP_V3_IN_RX_QUEUE_LEN 4
11935 /* receive mode */
11936 #define MC_CMD_FILTER_OP_V3_IN_RX_MODE_OFST 28
11937 #define MC_CMD_FILTER_OP_V3_IN_RX_MODE_LEN 4
11938 /* enum: receive to just the specified queue */
11939 #define MC_CMD_FILTER_OP_V3_IN_RX_MODE_SIMPLE 0x0
11940 /* enum: receive to multiple queues using RSS context */
11941 #define MC_CMD_FILTER_OP_V3_IN_RX_MODE_RSS 0x1
11942 /* enum: receive to multiple queues using .1p mapping */
11943 #define MC_CMD_FILTER_OP_V3_IN_RX_MODE_DOT1P_MAPPING 0x2
11944 /* enum: install a filter entry that will never match; for test purposes only
11945  */
11946 #define MC_CMD_FILTER_OP_V3_IN_RX_MODE_TEST_NEVER_MATCH 0x80000000
11947 /* RSS context (for RX_MODE_RSS) or .1p mapping handle (for
11948  * RX_MODE_DOT1P_MAPPING), as returned by MC_CMD_RSS_CONTEXT_ALLOC or
11949  * MC_CMD_DOT1P_MAPPING_ALLOC.
11950  */
11951 #define MC_CMD_FILTER_OP_V3_IN_RX_CONTEXT_OFST 32
11952 #define MC_CMD_FILTER_OP_V3_IN_RX_CONTEXT_LEN 4
11953 /* transmit domain (reserved; set to 0) */
11954 #define MC_CMD_FILTER_OP_V3_IN_TX_DOMAIN_OFST 36
11955 #define MC_CMD_FILTER_OP_V3_IN_TX_DOMAIN_LEN 4
11956 /* transmit destination (either set the MAC and/or PM bits for explicit
11957  * control, or set this field to TX_DEST_DEFAULT for sensible default
11958  * behaviour)
11959  */
11960 #define MC_CMD_FILTER_OP_V3_IN_TX_DEST_OFST 40
11961 #define MC_CMD_FILTER_OP_V3_IN_TX_DEST_LEN 4
11962 /* enum: request default behaviour (based on filter type) */
11963 #define MC_CMD_FILTER_OP_V3_IN_TX_DEST_DEFAULT 0xffffffff
11964 #define MC_CMD_FILTER_OP_V3_IN_TX_DEST_MAC_OFST 40
11965 #define MC_CMD_FILTER_OP_V3_IN_TX_DEST_MAC_LBN 0
11966 #define MC_CMD_FILTER_OP_V3_IN_TX_DEST_MAC_WIDTH 1
11967 #define MC_CMD_FILTER_OP_V3_IN_TX_DEST_PM_OFST 40
11968 #define MC_CMD_FILTER_OP_V3_IN_TX_DEST_PM_LBN 1
11969 #define MC_CMD_FILTER_OP_V3_IN_TX_DEST_PM_WIDTH 1
11970 /* source MAC address to match (as bytes in network order) */
11971 #define MC_CMD_FILTER_OP_V3_IN_SRC_MAC_OFST 44
11972 #define MC_CMD_FILTER_OP_V3_IN_SRC_MAC_LEN 6
11973 /* source port to match (as bytes in network order) */
11974 #define MC_CMD_FILTER_OP_V3_IN_SRC_PORT_OFST 50
11975 #define MC_CMD_FILTER_OP_V3_IN_SRC_PORT_LEN 2
11976 /* destination MAC address to match (as bytes in network order) */
11977 #define MC_CMD_FILTER_OP_V3_IN_DST_MAC_OFST 52
11978 #define MC_CMD_FILTER_OP_V3_IN_DST_MAC_LEN 6
11979 /* destination port to match (as bytes in network order) */
11980 #define MC_CMD_FILTER_OP_V3_IN_DST_PORT_OFST 58
11981 #define MC_CMD_FILTER_OP_V3_IN_DST_PORT_LEN 2
11982 /* Ethernet type to match (as bytes in network order) */
11983 #define MC_CMD_FILTER_OP_V3_IN_ETHER_TYPE_OFST 60
11984 #define MC_CMD_FILTER_OP_V3_IN_ETHER_TYPE_LEN 2
11985 /* Inner VLAN tag to match (as bytes in network order) */
11986 #define MC_CMD_FILTER_OP_V3_IN_INNER_VLAN_OFST 62
11987 #define MC_CMD_FILTER_OP_V3_IN_INNER_VLAN_LEN 2
11988 /* Outer VLAN tag to match (as bytes in network order) */
11989 #define MC_CMD_FILTER_OP_V3_IN_OUTER_VLAN_OFST 64
11990 #define MC_CMD_FILTER_OP_V3_IN_OUTER_VLAN_LEN 2
11991 /* IP protocol to match (in low byte; set high byte to 0) */
11992 #define MC_CMD_FILTER_OP_V3_IN_IP_PROTO_OFST 66
11993 #define MC_CMD_FILTER_OP_V3_IN_IP_PROTO_LEN 2
11994 /* Firmware defined register 0 to match (reserved; set to 0) */
11995 #define MC_CMD_FILTER_OP_V3_IN_FWDEF0_OFST 68
11996 #define MC_CMD_FILTER_OP_V3_IN_FWDEF0_LEN 4
11997 /* VNI (for VXLAN/Geneve, when IP protocol is UDP) or VSID (for NVGRE, when IP
11998  * protocol is GRE) to match (as bytes in network order; set last byte to 0 for
11999  * VXLAN/NVGRE, or 1 for Geneve)
12000  */
12001 #define MC_CMD_FILTER_OP_V3_IN_VNI_OR_VSID_OFST 72
12002 #define MC_CMD_FILTER_OP_V3_IN_VNI_OR_VSID_LEN 4
12003 #define MC_CMD_FILTER_OP_V3_IN_VNI_VALUE_OFST 72
12004 #define MC_CMD_FILTER_OP_V3_IN_VNI_VALUE_LBN 0
12005 #define MC_CMD_FILTER_OP_V3_IN_VNI_VALUE_WIDTH 24
12006 #define MC_CMD_FILTER_OP_V3_IN_VNI_TYPE_OFST 72
12007 #define MC_CMD_FILTER_OP_V3_IN_VNI_TYPE_LBN 24
12008 #define MC_CMD_FILTER_OP_V3_IN_VNI_TYPE_WIDTH 8
12009 /* enum: Match VXLAN traffic with this VNI */
12010 #define MC_CMD_FILTER_OP_V3_IN_VNI_TYPE_VXLAN 0x0
12011 /* enum: Match Geneve traffic with this VNI */
12012 #define MC_CMD_FILTER_OP_V3_IN_VNI_TYPE_GENEVE 0x1
12013 /* enum: Reserved for experimental development use */
12014 #define MC_CMD_FILTER_OP_V3_IN_VNI_TYPE_EXPERIMENTAL 0xfe
12015 #define MC_CMD_FILTER_OP_V3_IN_VSID_VALUE_OFST 72
12016 #define MC_CMD_FILTER_OP_V3_IN_VSID_VALUE_LBN 0
12017 #define MC_CMD_FILTER_OP_V3_IN_VSID_VALUE_WIDTH 24
12018 #define MC_CMD_FILTER_OP_V3_IN_VSID_TYPE_OFST 72
12019 #define MC_CMD_FILTER_OP_V3_IN_VSID_TYPE_LBN 24
12020 #define MC_CMD_FILTER_OP_V3_IN_VSID_TYPE_WIDTH 8
12021 /* enum: Match NVGRE traffic with this VSID */
12022 #define MC_CMD_FILTER_OP_V3_IN_VSID_TYPE_NVGRE 0x0
12023 /* source IP address to match (as bytes in network order; set last 12 bytes to
12024  * 0 for IPv4 address)
12025  */
12026 #define MC_CMD_FILTER_OP_V3_IN_SRC_IP_OFST 76
12027 #define MC_CMD_FILTER_OP_V3_IN_SRC_IP_LEN 16
12028 /* destination IP address to match (as bytes in network order; set last 12
12029  * bytes to 0 for IPv4 address)
12030  */
12031 #define MC_CMD_FILTER_OP_V3_IN_DST_IP_OFST 92
12032 #define MC_CMD_FILTER_OP_V3_IN_DST_IP_LEN 16
12033 /* VXLAN/NVGRE inner frame source MAC address to match (as bytes in network
12034  * order)
12035  */
12036 #define MC_CMD_FILTER_OP_V3_IN_IFRM_SRC_MAC_OFST 108
12037 #define MC_CMD_FILTER_OP_V3_IN_IFRM_SRC_MAC_LEN 6
12038 /* VXLAN/NVGRE inner frame source port to match (as bytes in network order) */
12039 #define MC_CMD_FILTER_OP_V3_IN_IFRM_SRC_PORT_OFST 114
12040 #define MC_CMD_FILTER_OP_V3_IN_IFRM_SRC_PORT_LEN 2
12041 /* VXLAN/NVGRE inner frame destination MAC address to match (as bytes in
12042  * network order)
12043  */
12044 #define MC_CMD_FILTER_OP_V3_IN_IFRM_DST_MAC_OFST 116
12045 #define MC_CMD_FILTER_OP_V3_IN_IFRM_DST_MAC_LEN 6
12046 /* VXLAN/NVGRE inner frame destination port to match (as bytes in network
12047  * order)
12048  */
12049 #define MC_CMD_FILTER_OP_V3_IN_IFRM_DST_PORT_OFST 122
12050 #define MC_CMD_FILTER_OP_V3_IN_IFRM_DST_PORT_LEN 2
12051 /* VXLAN/NVGRE inner frame Ethernet type to match (as bytes in network order)
12052  */
12053 #define MC_CMD_FILTER_OP_V3_IN_IFRM_ETHER_TYPE_OFST 124
12054 #define MC_CMD_FILTER_OP_V3_IN_IFRM_ETHER_TYPE_LEN 2
12055 /* VXLAN/NVGRE inner frame Inner VLAN tag to match (as bytes in network order)
12056  */
12057 #define MC_CMD_FILTER_OP_V3_IN_IFRM_INNER_VLAN_OFST 126
12058 #define MC_CMD_FILTER_OP_V3_IN_IFRM_INNER_VLAN_LEN 2
12059 /* VXLAN/NVGRE inner frame Outer VLAN tag to match (as bytes in network order)
12060  */
12061 #define MC_CMD_FILTER_OP_V3_IN_IFRM_OUTER_VLAN_OFST 128
12062 #define MC_CMD_FILTER_OP_V3_IN_IFRM_OUTER_VLAN_LEN 2
12063 /* VXLAN/NVGRE inner frame IP protocol to match (in low byte; set high byte to
12064  * 0)
12065  */
12066 #define MC_CMD_FILTER_OP_V3_IN_IFRM_IP_PROTO_OFST 130
12067 #define MC_CMD_FILTER_OP_V3_IN_IFRM_IP_PROTO_LEN 2
12068 /* VXLAN/NVGRE inner frame Firmware defined register 0 to match (reserved; set
12069  * to 0)
12070  */
12071 #define MC_CMD_FILTER_OP_V3_IN_IFRM_FWDEF0_OFST 132
12072 #define MC_CMD_FILTER_OP_V3_IN_IFRM_FWDEF0_LEN 4
12073 /* VXLAN/NVGRE inner frame Firmware defined register 1 to match (reserved; set
12074  * to 0)
12075  */
12076 #define MC_CMD_FILTER_OP_V3_IN_IFRM_FWDEF1_OFST 136
12077 #define MC_CMD_FILTER_OP_V3_IN_IFRM_FWDEF1_LEN 4
12078 /* VXLAN/NVGRE inner frame source IP address to match (as bytes in network
12079  * order; set last 12 bytes to 0 for IPv4 address)
12080  */
12081 #define MC_CMD_FILTER_OP_V3_IN_IFRM_SRC_IP_OFST 140
12082 #define MC_CMD_FILTER_OP_V3_IN_IFRM_SRC_IP_LEN 16
12083 /* VXLAN/NVGRE inner frame destination IP address to match (as bytes in network
12084  * order; set last 12 bytes to 0 for IPv4 address)
12085  */
12086 #define MC_CMD_FILTER_OP_V3_IN_IFRM_DST_IP_OFST 156
12087 #define MC_CMD_FILTER_OP_V3_IN_IFRM_DST_IP_LEN 16
12088 /* Flags controlling mutations of the packet and/or metadata when the filter is
12089  * matched. The user_mark and user_flag fields' logic is as follows: if
12090  * (req.MATCH_BITOR_FLAG == 1) user_flag = req.MATCH_SET_FLAG bit_or user_flag;
12091  * else user_flag = req.MATCH_SET_FLAG; if (req.MATCH_SET_MARK == 0) user_mark
12092  * = 0; else if (req.MATCH_BITOR_MARK == 1) user_mark = req.MATCH_SET_MARK
12093  * bit_or user_mark; else user_mark = req.MATCH_SET_MARK; N.B. These flags
12094  * overlap with the MATCH_ACTION field, which is deprecated in favour of this
12095  * field. For the cases where these flags induce a valid encoding of the
12096  * MATCH_ACTION field, the semantics agree.
12097  */
12098 #define MC_CMD_FILTER_OP_V3_IN_MATCH_ACTION_FLAGS_OFST 172
12099 #define MC_CMD_FILTER_OP_V3_IN_MATCH_ACTION_FLAGS_LEN 4
12100 #define MC_CMD_FILTER_OP_V3_IN_MATCH_SET_FLAG_OFST 172
12101 #define MC_CMD_FILTER_OP_V3_IN_MATCH_SET_FLAG_LBN 0
12102 #define MC_CMD_FILTER_OP_V3_IN_MATCH_SET_FLAG_WIDTH 1
12103 #define MC_CMD_FILTER_OP_V3_IN_MATCH_SET_MARK_OFST 172
12104 #define MC_CMD_FILTER_OP_V3_IN_MATCH_SET_MARK_LBN 1
12105 #define MC_CMD_FILTER_OP_V3_IN_MATCH_SET_MARK_WIDTH 1
12106 #define MC_CMD_FILTER_OP_V3_IN_MATCH_BITOR_FLAG_OFST 172
12107 #define MC_CMD_FILTER_OP_V3_IN_MATCH_BITOR_FLAG_LBN 2
12108 #define MC_CMD_FILTER_OP_V3_IN_MATCH_BITOR_FLAG_WIDTH 1
12109 #define MC_CMD_FILTER_OP_V3_IN_MATCH_BITOR_MARK_OFST 172
12110 #define MC_CMD_FILTER_OP_V3_IN_MATCH_BITOR_MARK_LBN 3
12111 #define MC_CMD_FILTER_OP_V3_IN_MATCH_BITOR_MARK_WIDTH 1
12112 #define MC_CMD_FILTER_OP_V3_IN_MATCH_STRIP_VLAN_OFST 172
12113 #define MC_CMD_FILTER_OP_V3_IN_MATCH_STRIP_VLAN_LBN 4
12114 #define MC_CMD_FILTER_OP_V3_IN_MATCH_STRIP_VLAN_WIDTH 1
12115 /* Deprecated: the overlapping MATCH_ACTION_FLAGS field exposes all of the
12116  * functionality of this field in an ABI-backwards-compatible manner, and
12117  * should be used instead. Any future extensions should be made to the
12118  * MATCH_ACTION_FLAGS field, and not to this field. Set an action for all
12119  * packets matching this filter. The DPDK driver and (on EF10) dpdk f/w variant
12120  * use their own specific delivery structures, which are documented in the DPDK
12121  * Firmware Driver Interface (SF-119419-TC). Requesting anything other than
12122  * MATCH_ACTION_NONE on an EF10 NIC running another f/w variant will cause the
12123  * filter insertion to fail with ENOTSUP.
12124  */
12125 #define MC_CMD_FILTER_OP_V3_IN_MATCH_ACTION_OFST 172
12126 #define MC_CMD_FILTER_OP_V3_IN_MATCH_ACTION_LEN 4
12127 /* enum: do nothing extra */
12128 #define MC_CMD_FILTER_OP_V3_IN_MATCH_ACTION_NONE 0x0
12129 /* enum: Set the match flag in the packet prefix for packets matching the
12130  * filter (only with dpdk firmware, otherwise fails with ENOTSUP). Used to
12131  * support the DPDK rte_flow "FLAG" action.
12132  */
12133 #define MC_CMD_FILTER_OP_V3_IN_MATCH_ACTION_FLAG 0x1
12134 /* enum: Insert MATCH_MARK_VALUE into the packet prefix for packets matching
12135  * the filter (only with dpdk firmware, otherwise fails with ENOTSUP). Used to
12136  * support the DPDK rte_flow "MARK" action.
12137  */
12138 #define MC_CMD_FILTER_OP_V3_IN_MATCH_ACTION_MARK 0x2
12139 /* the mark value for MATCH_ACTION_MARK. Requesting a value larger than the
12140  * maximum (obtained from MC_CMD_GET_CAPABILITIES_V5/FILTER_ACTION_MARK_MAX)
12141  * will cause the filter insertion to fail with EINVAL.
12142  */
12143 #define MC_CMD_FILTER_OP_V3_IN_MATCH_MARK_VALUE_OFST 176
12144 #define MC_CMD_FILTER_OP_V3_IN_MATCH_MARK_VALUE_LEN 4
12145
12146 /* MC_CMD_FILTER_OP_OUT msgresponse */
12147 #define MC_CMD_FILTER_OP_OUT_LEN 12
12148 /* identifies the type of operation requested */
12149 #define MC_CMD_FILTER_OP_OUT_OP_OFST 0
12150 #define MC_CMD_FILTER_OP_OUT_OP_LEN 4
12151 /*            Enum values, see field(s): */
12152 /*               MC_CMD_FILTER_OP_IN/OP */
12153 /* Returned filter handle (for insert / subscribe operations). Note that these
12154  * handles should be considered opaque to the host, although a value of
12155  * 0xFFFFFFFF_FFFFFFFF is guaranteed never to be a valid handle.
12156  */
12157 #define MC_CMD_FILTER_OP_OUT_HANDLE_OFST 4
12158 #define MC_CMD_FILTER_OP_OUT_HANDLE_LEN 8
12159 #define MC_CMD_FILTER_OP_OUT_HANDLE_LO_OFST 4
12160 #define MC_CMD_FILTER_OP_OUT_HANDLE_LO_LEN 4
12161 #define MC_CMD_FILTER_OP_OUT_HANDLE_LO_LBN 32
12162 #define MC_CMD_FILTER_OP_OUT_HANDLE_LO_WIDTH 32
12163 #define MC_CMD_FILTER_OP_OUT_HANDLE_HI_OFST 8
12164 #define MC_CMD_FILTER_OP_OUT_HANDLE_HI_LEN 4
12165 #define MC_CMD_FILTER_OP_OUT_HANDLE_HI_LBN 64
12166 #define MC_CMD_FILTER_OP_OUT_HANDLE_HI_WIDTH 32
12167 /* enum: guaranteed invalid filter handle (low 32 bits) */
12168 #define MC_CMD_FILTER_OP_OUT_HANDLE_LO_INVALID 0xffffffff
12169 /* enum: guaranteed invalid filter handle (high 32 bits) */
12170 #define MC_CMD_FILTER_OP_OUT_HANDLE_HI_INVALID 0xffffffff
12171
12172 /* MC_CMD_FILTER_OP_EXT_OUT msgresponse */
12173 #define MC_CMD_FILTER_OP_EXT_OUT_LEN 12
12174 /* identifies the type of operation requested */
12175 #define MC_CMD_FILTER_OP_EXT_OUT_OP_OFST 0
12176 #define MC_CMD_FILTER_OP_EXT_OUT_OP_LEN 4
12177 /*            Enum values, see field(s): */
12178 /*               MC_CMD_FILTER_OP_EXT_IN/OP */
12179 /* Returned filter handle (for insert / subscribe operations). Note that these
12180  * handles should be considered opaque to the host, although a value of
12181  * 0xFFFFFFFF_FFFFFFFF is guaranteed never to be a valid handle.
12182  */
12183 #define MC_CMD_FILTER_OP_EXT_OUT_HANDLE_OFST 4
12184 #define MC_CMD_FILTER_OP_EXT_OUT_HANDLE_LEN 8
12185 #define MC_CMD_FILTER_OP_EXT_OUT_HANDLE_LO_OFST 4
12186 #define MC_CMD_FILTER_OP_EXT_OUT_HANDLE_LO_LEN 4
12187 #define MC_CMD_FILTER_OP_EXT_OUT_HANDLE_LO_LBN 32
12188 #define MC_CMD_FILTER_OP_EXT_OUT_HANDLE_LO_WIDTH 32
12189 #define MC_CMD_FILTER_OP_EXT_OUT_HANDLE_HI_OFST 8
12190 #define MC_CMD_FILTER_OP_EXT_OUT_HANDLE_HI_LEN 4
12191 #define MC_CMD_FILTER_OP_EXT_OUT_HANDLE_HI_LBN 64
12192 #define MC_CMD_FILTER_OP_EXT_OUT_HANDLE_HI_WIDTH 32
12193 /*            Enum values, see field(s): */
12194 /*               MC_CMD_FILTER_OP_OUT/HANDLE */
12195
12196
12197 /***********************************/
12198 /* MC_CMD_GET_PARSER_DISP_INFO
12199  * Get information related to the parser-dispatcher subsystem
12200  */
12201 #define MC_CMD_GET_PARSER_DISP_INFO 0xe4
12202 #define MC_CMD_GET_PARSER_DISP_INFO_MSGSET 0xe4
12203 #undef  MC_CMD_0xe4_PRIVILEGE_CTG
12204
12205 #define MC_CMD_0xe4_PRIVILEGE_CTG SRIOV_CTG_GENERAL
12206
12207 /* MC_CMD_GET_PARSER_DISP_INFO_IN msgrequest */
12208 #define MC_CMD_GET_PARSER_DISP_INFO_IN_LEN 4
12209 /* identifies the type of operation requested */
12210 #define MC_CMD_GET_PARSER_DISP_INFO_IN_OP_OFST 0
12211 #define MC_CMD_GET_PARSER_DISP_INFO_IN_OP_LEN 4
12212 /* enum: read the list of supported RX filter matches */
12213 #define MC_CMD_GET_PARSER_DISP_INFO_IN_OP_GET_SUPPORTED_RX_MATCHES 0x1
12214 /* enum: read flags indicating restrictions on filter insertion for the calling
12215  * client
12216  */
12217 #define MC_CMD_GET_PARSER_DISP_INFO_IN_OP_GET_RESTRICTIONS 0x2
12218 /* enum: read properties relating to security rules (Medford-only; for use by
12219  * SolarSecure apps, not directly by drivers. See SF-114946-SW.)
12220  */
12221 #define MC_CMD_GET_PARSER_DISP_INFO_IN_OP_GET_SECURITY_RULE_INFO 0x3
12222 /* enum: read the list of supported RX filter matches for VXLAN/NVGRE
12223  * encapsulated frames, which follow a different match sequence to normal
12224  * frames (Medford only)
12225  */
12226 #define MC_CMD_GET_PARSER_DISP_INFO_IN_OP_GET_SUPPORTED_ENCAP_RX_MATCHES 0x4
12227 /* enum: read the list of supported matches for the encapsulation detection
12228  * rules inserted by MC_CMD_VNIC_ENCAP_RULE_ADD. (ef100 and later)
12229  */
12230 #define MC_CMD_GET_PARSER_DISP_INFO_IN_OP_GET_SUPPORTED_VNIC_ENCAP_MATCHES 0x5
12231
12232 /* MC_CMD_GET_PARSER_DISP_INFO_OUT msgresponse */
12233 #define MC_CMD_GET_PARSER_DISP_INFO_OUT_LENMIN 8
12234 #define MC_CMD_GET_PARSER_DISP_INFO_OUT_LENMAX 252
12235 #define MC_CMD_GET_PARSER_DISP_INFO_OUT_LENMAX_MCDI2 1020
12236 #define MC_CMD_GET_PARSER_DISP_INFO_OUT_LEN(num) (8+4*(num))
12237 #define MC_CMD_GET_PARSER_DISP_INFO_OUT_SUPPORTED_MATCHES_NUM(len) (((len)-8)/4)
12238 /* identifies the type of operation requested */
12239 #define MC_CMD_GET_PARSER_DISP_INFO_OUT_OP_OFST 0
12240 #define MC_CMD_GET_PARSER_DISP_INFO_OUT_OP_LEN 4
12241 /*            Enum values, see field(s): */
12242 /*               MC_CMD_GET_PARSER_DISP_INFO_IN/OP */
12243 /* number of supported match types */
12244 #define MC_CMD_GET_PARSER_DISP_INFO_OUT_NUM_SUPPORTED_MATCHES_OFST 4
12245 #define MC_CMD_GET_PARSER_DISP_INFO_OUT_NUM_SUPPORTED_MATCHES_LEN 4
12246 /* array of supported match types (valid MATCH_FIELDS values for
12247  * MC_CMD_FILTER_OP) sorted in decreasing priority order
12248  */
12249 #define MC_CMD_GET_PARSER_DISP_INFO_OUT_SUPPORTED_MATCHES_OFST 8
12250 #define MC_CMD_GET_PARSER_DISP_INFO_OUT_SUPPORTED_MATCHES_LEN 4
12251 #define MC_CMD_GET_PARSER_DISP_INFO_OUT_SUPPORTED_MATCHES_MINNUM 0
12252 #define MC_CMD_GET_PARSER_DISP_INFO_OUT_SUPPORTED_MATCHES_MAXNUM 61
12253 #define MC_CMD_GET_PARSER_DISP_INFO_OUT_SUPPORTED_MATCHES_MAXNUM_MCDI2 253
12254
12255 /* MC_CMD_GET_PARSER_DISP_RESTRICTIONS_OUT msgresponse */
12256 #define MC_CMD_GET_PARSER_DISP_RESTRICTIONS_OUT_LEN 8
12257 /* identifies the type of operation requested */
12258 #define MC_CMD_GET_PARSER_DISP_RESTRICTIONS_OUT_OP_OFST 0
12259 #define MC_CMD_GET_PARSER_DISP_RESTRICTIONS_OUT_OP_LEN 4
12260 /*            Enum values, see field(s): */
12261 /*               MC_CMD_GET_PARSER_DISP_INFO_IN/OP */
12262 /* bitfield of filter insertion restrictions */
12263 #define MC_CMD_GET_PARSER_DISP_RESTRICTIONS_OUT_RESTRICTION_FLAGS_OFST 4
12264 #define MC_CMD_GET_PARSER_DISP_RESTRICTIONS_OUT_RESTRICTION_FLAGS_LEN 4
12265 #define MC_CMD_GET_PARSER_DISP_RESTRICTIONS_OUT_DST_IP_MCAST_ONLY_OFST 4
12266 #define MC_CMD_GET_PARSER_DISP_RESTRICTIONS_OUT_DST_IP_MCAST_ONLY_LBN 0
12267 #define MC_CMD_GET_PARSER_DISP_RESTRICTIONS_OUT_DST_IP_MCAST_ONLY_WIDTH 1
12268
12269 /* MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT msgresponse:
12270  * GET_PARSER_DISP_INFO response format for OP_GET_SECURITY_RULE_INFO.
12271  * (Medford-only; for use by SolarSecure apps, not directly by drivers. See
12272  * SF-114946-SW.) NOTE - this message definition is provisional. It has not yet
12273  * been used in any released code and may change during development. This note
12274  * will be removed once it is regarded as stable.
12275  */
12276 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_LEN 36
12277 /* identifies the type of operation requested */
12278 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_OP_OFST 0
12279 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_OP_LEN 4
12280 /*            Enum values, see field(s): */
12281 /*               MC_CMD_GET_PARSER_DISP_INFO_IN/OP */
12282 /* a version number representing the set of rule lookups that are implemented
12283  * by the currently running firmware
12284  */
12285 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_RULES_VERSION_OFST 4
12286 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_RULES_VERSION_LEN 4
12287 /* enum: implements lookup sequences described in SF-114946-SW draft C */
12288 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_RULES_VERSION_SF_114946_SW_C 0x0
12289 /* the number of nodes in the subnet map */
12290 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_SUBNET_MAP_NUM_NODES_OFST 8
12291 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_SUBNET_MAP_NUM_NODES_LEN 4
12292 /* the number of entries in one subnet map node */
12293 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_SUBNET_MAP_NUM_ENTRIES_PER_NODE_OFST 12
12294 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_SUBNET_MAP_NUM_ENTRIES_PER_NODE_LEN 4
12295 /* minimum valid value for a subnet ID in a subnet map leaf */
12296 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_SUBNET_ID_MIN_OFST 16
12297 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_SUBNET_ID_MIN_LEN 4
12298 /* maximum valid value for a subnet ID in a subnet map leaf */
12299 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_SUBNET_ID_MAX_OFST 20
12300 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_SUBNET_ID_MAX_LEN 4
12301 /* the number of entries in the local and remote port range maps */
12302 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_PORTRANGE_TREE_NUM_ENTRIES_OFST 24
12303 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_PORTRANGE_TREE_NUM_ENTRIES_LEN 4
12304 /* minimum valid value for a portrange ID in a port range map leaf */
12305 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_PORTRANGE_ID_MIN_OFST 28
12306 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_PORTRANGE_ID_MIN_LEN 4
12307 /* maximum valid value for a portrange ID in a port range map leaf */
12308 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_PORTRANGE_ID_MAX_OFST 32
12309 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_PORTRANGE_ID_MAX_LEN 4
12310
12311 /* MC_CMD_GET_PARSER_DISP_VNIC_ENCAP_MATCHES_OUT msgresponse: This response is
12312  * returned if a MC_CMD_GET_PARSER_DISP_INFO_IN request is sent with OP value
12313  * OP_GET_SUPPORTED_VNIC_ENCAP_MATCHES. It contains information about the
12314  * supported match types that can be used in the encapsulation detection rules
12315  * inserted by MC_CMD_VNIC_ENCAP_RULE_ADD.
12316  */
12317 #define MC_CMD_GET_PARSER_DISP_VNIC_ENCAP_MATCHES_OUT_LENMIN 8
12318 #define MC_CMD_GET_PARSER_DISP_VNIC_ENCAP_MATCHES_OUT_LENMAX 252
12319 #define MC_CMD_GET_PARSER_DISP_VNIC_ENCAP_MATCHES_OUT_LENMAX_MCDI2 1020
12320 #define MC_CMD_GET_PARSER_DISP_VNIC_ENCAP_MATCHES_OUT_LEN(num) (8+4*(num))
12321 #define MC_CMD_GET_PARSER_DISP_VNIC_ENCAP_MATCHES_OUT_SUPPORTED_MATCHES_NUM(len) (((len)-8)/4)
12322 /* The op code OP_GET_SUPPORTED_VNIC_ENCAP_MATCHES is returned. */
12323 #define MC_CMD_GET_PARSER_DISP_VNIC_ENCAP_MATCHES_OUT_OP_OFST 0
12324 #define MC_CMD_GET_PARSER_DISP_VNIC_ENCAP_MATCHES_OUT_OP_LEN 4
12325 /*            Enum values, see field(s): */
12326 /*               MC_CMD_GET_PARSER_DISP_INFO_IN/OP */
12327 /* number of supported match types */
12328 #define MC_CMD_GET_PARSER_DISP_VNIC_ENCAP_MATCHES_OUT_NUM_SUPPORTED_MATCHES_OFST 4
12329 #define MC_CMD_GET_PARSER_DISP_VNIC_ENCAP_MATCHES_OUT_NUM_SUPPORTED_MATCHES_LEN 4
12330 /* array of supported match types (valid MATCH_FLAGS values for
12331  * MC_CMD_VNIC_ENCAP_RULE_ADD) sorted in decreasing priority order
12332  */
12333 #define MC_CMD_GET_PARSER_DISP_VNIC_ENCAP_MATCHES_OUT_SUPPORTED_MATCHES_OFST 8
12334 #define MC_CMD_GET_PARSER_DISP_VNIC_ENCAP_MATCHES_OUT_SUPPORTED_MATCHES_LEN 4
12335 #define MC_CMD_GET_PARSER_DISP_VNIC_ENCAP_MATCHES_OUT_SUPPORTED_MATCHES_MINNUM 0
12336 #define MC_CMD_GET_PARSER_DISP_VNIC_ENCAP_MATCHES_OUT_SUPPORTED_MATCHES_MAXNUM 61
12337 #define MC_CMD_GET_PARSER_DISP_VNIC_ENCAP_MATCHES_OUT_SUPPORTED_MATCHES_MAXNUM_MCDI2 253
12338
12339
12340 /***********************************/
12341 /* MC_CMD_PARSER_DISP_RW
12342  * Direct read/write of parser-dispatcher state (DICPUs and LUE) for debugging.
12343  * Please note that this interface is only of use to debug tools which have
12344  * knowledge of firmware and hardware data structures; nothing here is intended
12345  * for use by normal driver code. Note that although this command is in the
12346  * Admin privilege group, in tamperproof adapters, only read operations are
12347  * permitted.
12348  */
12349 #define MC_CMD_PARSER_DISP_RW 0xe5
12350 #define MC_CMD_PARSER_DISP_RW_MSGSET 0xe5
12351 #undef  MC_CMD_0xe5_PRIVILEGE_CTG
12352
12353 #define MC_CMD_0xe5_PRIVILEGE_CTG SRIOV_CTG_ADMIN
12354
12355 /* MC_CMD_PARSER_DISP_RW_IN msgrequest */
12356 #define MC_CMD_PARSER_DISP_RW_IN_LEN 32
12357 /* identifies the target of the operation */
12358 #define MC_CMD_PARSER_DISP_RW_IN_TARGET_OFST 0
12359 #define MC_CMD_PARSER_DISP_RW_IN_TARGET_LEN 4
12360 /* enum: RX dispatcher CPU */
12361 #define MC_CMD_PARSER_DISP_RW_IN_RX_DICPU 0x0
12362 /* enum: TX dispatcher CPU */
12363 #define MC_CMD_PARSER_DISP_RW_IN_TX_DICPU 0x1
12364 /* enum: Lookup engine (with original metadata format). Deprecated; used only
12365  * by cmdclient as a fallback for very old Huntington firmware, and not
12366  * supported in firmware beyond v6.4.0.1005. Use LUE_VERSIONED_METADATA
12367  * instead.
12368  */
12369 #define MC_CMD_PARSER_DISP_RW_IN_LUE 0x2
12370 /* enum: Lookup engine (with requested metadata format) */
12371 #define MC_CMD_PARSER_DISP_RW_IN_LUE_VERSIONED_METADATA 0x3
12372 /* enum: RX0 dispatcher CPU (alias for RX_DICPU; Medford has 2 RX DICPUs) */
12373 #define MC_CMD_PARSER_DISP_RW_IN_RX0_DICPU 0x0
12374 /* enum: RX1 dispatcher CPU (only valid for Medford) */
12375 #define MC_CMD_PARSER_DISP_RW_IN_RX1_DICPU 0x4
12376 /* enum: Miscellaneous other state (only valid for Medford) */
12377 #define MC_CMD_PARSER_DISP_RW_IN_MISC_STATE 0x5
12378 /* identifies the type of operation requested */
12379 #define MC_CMD_PARSER_DISP_RW_IN_OP_OFST 4
12380 #define MC_CMD_PARSER_DISP_RW_IN_OP_LEN 4
12381 /* enum: Read a word of DICPU DMEM or a LUE entry */
12382 #define MC_CMD_PARSER_DISP_RW_IN_READ 0x0
12383 /* enum: Write a word of DICPU DMEM or a LUE entry. Not permitted on
12384  * tamperproof adapters.
12385  */
12386 #define MC_CMD_PARSER_DISP_RW_IN_WRITE 0x1
12387 /* enum: Read-modify-write a word of DICPU DMEM (not valid for LUE). Not
12388  * permitted on tamperproof adapters.
12389  */
12390 #define MC_CMD_PARSER_DISP_RW_IN_RMW 0x2
12391 /* data memory address (DICPU targets) or LUE index (LUE targets) */
12392 #define MC_CMD_PARSER_DISP_RW_IN_ADDRESS_OFST 8
12393 #define MC_CMD_PARSER_DISP_RW_IN_ADDRESS_LEN 4
12394 /* selector (for MISC_STATE target) */
12395 #define MC_CMD_PARSER_DISP_RW_IN_SELECTOR_OFST 8
12396 #define MC_CMD_PARSER_DISP_RW_IN_SELECTOR_LEN 4
12397 /* enum: Port to datapath mapping */
12398 #define MC_CMD_PARSER_DISP_RW_IN_PORT_DP_MAPPING 0x1
12399 /* value to write (for DMEM writes) */
12400 #define MC_CMD_PARSER_DISP_RW_IN_DMEM_WRITE_VALUE_OFST 12
12401 #define MC_CMD_PARSER_DISP_RW_IN_DMEM_WRITE_VALUE_LEN 4
12402 /* XOR value (for DMEM read-modify-writes: new = (old & mask) ^ value) */
12403 #define MC_CMD_PARSER_DISP_RW_IN_DMEM_RMW_XOR_VALUE_OFST 12
12404 #define MC_CMD_PARSER_DISP_RW_IN_DMEM_RMW_XOR_VALUE_LEN 4
12405 /* AND mask (for DMEM read-modify-writes: new = (old & mask) ^ value) */
12406 #define MC_CMD_PARSER_DISP_RW_IN_DMEM_RMW_AND_MASK_OFST 16
12407 #define MC_CMD_PARSER_DISP_RW_IN_DMEM_RMW_AND_MASK_LEN 4
12408 /* metadata format (for LUE reads using LUE_VERSIONED_METADATA) */
12409 #define MC_CMD_PARSER_DISP_RW_IN_LUE_READ_METADATA_VERSION_OFST 12
12410 #define MC_CMD_PARSER_DISP_RW_IN_LUE_READ_METADATA_VERSION_LEN 4
12411 /* value to write (for LUE writes) */
12412 #define MC_CMD_PARSER_DISP_RW_IN_LUE_WRITE_VALUE_OFST 12
12413 #define MC_CMD_PARSER_DISP_RW_IN_LUE_WRITE_VALUE_LEN 20
12414
12415 /* MC_CMD_PARSER_DISP_RW_OUT msgresponse */
12416 #define MC_CMD_PARSER_DISP_RW_OUT_LEN 52
12417 /* value read (for DMEM reads) */
12418 #define MC_CMD_PARSER_DISP_RW_OUT_DMEM_READ_VALUE_OFST 0
12419 #define MC_CMD_PARSER_DISP_RW_OUT_DMEM_READ_VALUE_LEN 4
12420 /* value read (for LUE reads) */
12421 #define MC_CMD_PARSER_DISP_RW_OUT_LUE_READ_VALUE_OFST 0
12422 #define MC_CMD_PARSER_DISP_RW_OUT_LUE_READ_VALUE_LEN 20
12423 /* up to 8 32-bit words of additional soft state from the LUE manager (the
12424  * exact content is firmware-dependent and intended only for debug use)
12425  */
12426 #define MC_CMD_PARSER_DISP_RW_OUT_LUE_MGR_STATE_OFST 20
12427 #define MC_CMD_PARSER_DISP_RW_OUT_LUE_MGR_STATE_LEN 32
12428 /* datapath(s) used for each port (for MISC_STATE PORT_DP_MAPPING selector) */
12429 #define MC_CMD_PARSER_DISP_RW_OUT_PORT_DP_MAPPING_OFST 0
12430 #define MC_CMD_PARSER_DISP_RW_OUT_PORT_DP_MAPPING_LEN 4
12431 #define MC_CMD_PARSER_DISP_RW_OUT_PORT_DP_MAPPING_NUM 4
12432 #define MC_CMD_PARSER_DISP_RW_OUT_DP0 0x1 /* enum */
12433 #define MC_CMD_PARSER_DISP_RW_OUT_DP1 0x2 /* enum */
12434
12435
12436 /***********************************/
12437 /* MC_CMD_GET_PF_COUNT
12438  * Get number of PFs on the device.
12439  */
12440 #define MC_CMD_GET_PF_COUNT 0xb6
12441 #define MC_CMD_GET_PF_COUNT_MSGSET 0xb6
12442 #undef  MC_CMD_0xb6_PRIVILEGE_CTG
12443
12444 #define MC_CMD_0xb6_PRIVILEGE_CTG SRIOV_CTG_GENERAL
12445
12446 /* MC_CMD_GET_PF_COUNT_IN msgrequest */
12447 #define MC_CMD_GET_PF_COUNT_IN_LEN 0
12448
12449 /* MC_CMD_GET_PF_COUNT_OUT msgresponse */
12450 #define MC_CMD_GET_PF_COUNT_OUT_LEN 1
12451 /* Identifies the number of PFs on the device. */
12452 #define MC_CMD_GET_PF_COUNT_OUT_PF_COUNT_OFST 0
12453 #define MC_CMD_GET_PF_COUNT_OUT_PF_COUNT_LEN 1
12454
12455
12456 /***********************************/
12457 /* MC_CMD_SET_PF_COUNT
12458  * Set number of PFs on the device.
12459  */
12460 #define MC_CMD_SET_PF_COUNT 0xb7
12461 #define MC_CMD_SET_PF_COUNT_MSGSET 0xb7
12462
12463 /* MC_CMD_SET_PF_COUNT_IN msgrequest */
12464 #define MC_CMD_SET_PF_COUNT_IN_LEN 4
12465 /* New number of PFs on the device. */
12466 #define MC_CMD_SET_PF_COUNT_IN_PF_COUNT_OFST 0
12467 #define MC_CMD_SET_PF_COUNT_IN_PF_COUNT_LEN 4
12468
12469 /* MC_CMD_SET_PF_COUNT_OUT msgresponse */
12470 #define MC_CMD_SET_PF_COUNT_OUT_LEN 0
12471
12472
12473 /***********************************/
12474 /* MC_CMD_GET_PORT_ASSIGNMENT
12475  * Get port assignment for current PCI function.
12476  */
12477 #define MC_CMD_GET_PORT_ASSIGNMENT 0xb8
12478 #define MC_CMD_GET_PORT_ASSIGNMENT_MSGSET 0xb8
12479 #undef  MC_CMD_0xb8_PRIVILEGE_CTG
12480
12481 #define MC_CMD_0xb8_PRIVILEGE_CTG SRIOV_CTG_GENERAL
12482
12483 /* MC_CMD_GET_PORT_ASSIGNMENT_IN msgrequest */
12484 #define MC_CMD_GET_PORT_ASSIGNMENT_IN_LEN 0
12485
12486 /* MC_CMD_GET_PORT_ASSIGNMENT_OUT msgresponse */
12487 #define MC_CMD_GET_PORT_ASSIGNMENT_OUT_LEN 4
12488 /* Identifies the port assignment for this function. On EF100, it is possible
12489  * for the function to have no network port assigned (either because it is not
12490  * yet configured, or assigning a port to a given function personality makes no
12491  * sense - e.g. virtio-blk), in which case the return value is NULL_PORT.
12492  */
12493 #define MC_CMD_GET_PORT_ASSIGNMENT_OUT_PORT_OFST 0
12494 #define MC_CMD_GET_PORT_ASSIGNMENT_OUT_PORT_LEN 4
12495 /* enum: Special value to indicate no port is assigned to a function. */
12496 #define MC_CMD_GET_PORT_ASSIGNMENT_OUT_NULL_PORT 0xffffffff
12497
12498
12499 /***********************************/
12500 /* MC_CMD_SET_PORT_ASSIGNMENT
12501  * Set port assignment for current PCI function.
12502  */
12503 #define MC_CMD_SET_PORT_ASSIGNMENT 0xb9
12504 #define MC_CMD_SET_PORT_ASSIGNMENT_MSGSET 0xb9
12505 #undef  MC_CMD_0xb9_PRIVILEGE_CTG
12506
12507 #define MC_CMD_0xb9_PRIVILEGE_CTG SRIOV_CTG_ADMIN
12508
12509 /* MC_CMD_SET_PORT_ASSIGNMENT_IN msgrequest */
12510 #define MC_CMD_SET_PORT_ASSIGNMENT_IN_LEN 4
12511 /* Identifies the port assignment for this function. */
12512 #define MC_CMD_SET_PORT_ASSIGNMENT_IN_PORT_OFST 0
12513 #define MC_CMD_SET_PORT_ASSIGNMENT_IN_PORT_LEN 4
12514
12515 /* MC_CMD_SET_PORT_ASSIGNMENT_OUT msgresponse */
12516 #define MC_CMD_SET_PORT_ASSIGNMENT_OUT_LEN 0
12517
12518
12519 /***********************************/
12520 /* MC_CMD_ALLOC_VIS
12521  * Allocate VIs for current PCI function.
12522  */
12523 #define MC_CMD_ALLOC_VIS 0x8b
12524 #define MC_CMD_ALLOC_VIS_MSGSET 0x8b
12525 #undef  MC_CMD_0x8b_PRIVILEGE_CTG
12526
12527 #define MC_CMD_0x8b_PRIVILEGE_CTG SRIOV_CTG_GENERAL
12528
12529 /* MC_CMD_ALLOC_VIS_IN msgrequest */
12530 #define MC_CMD_ALLOC_VIS_IN_LEN 8
12531 /* The minimum number of VIs that is acceptable */
12532 #define MC_CMD_ALLOC_VIS_IN_MIN_VI_COUNT_OFST 0
12533 #define MC_CMD_ALLOC_VIS_IN_MIN_VI_COUNT_LEN 4
12534 /* The maximum number of VIs that would be useful */
12535 #define MC_CMD_ALLOC_VIS_IN_MAX_VI_COUNT_OFST 4
12536 #define MC_CMD_ALLOC_VIS_IN_MAX_VI_COUNT_LEN 4
12537
12538 /* MC_CMD_ALLOC_VIS_OUT msgresponse: Huntington-compatible VI_ALLOC request.
12539  * Use extended version in new code.
12540  */
12541 #define MC_CMD_ALLOC_VIS_OUT_LEN 8
12542 /* The number of VIs allocated on this function */
12543 #define MC_CMD_ALLOC_VIS_OUT_VI_COUNT_OFST 0
12544 #define MC_CMD_ALLOC_VIS_OUT_VI_COUNT_LEN 4
12545 /* The base absolute VI number allocated to this function. Required to
12546  * correctly interpret wakeup events.
12547  */
12548 #define MC_CMD_ALLOC_VIS_OUT_VI_BASE_OFST 4
12549 #define MC_CMD_ALLOC_VIS_OUT_VI_BASE_LEN 4
12550
12551 /* MC_CMD_ALLOC_VIS_EXT_OUT msgresponse */
12552 #define MC_CMD_ALLOC_VIS_EXT_OUT_LEN 12
12553 /* The number of VIs allocated on this function */
12554 #define MC_CMD_ALLOC_VIS_EXT_OUT_VI_COUNT_OFST 0
12555 #define MC_CMD_ALLOC_VIS_EXT_OUT_VI_COUNT_LEN 4
12556 /* The base absolute VI number allocated to this function. Required to
12557  * correctly interpret wakeup events.
12558  */
12559 #define MC_CMD_ALLOC_VIS_EXT_OUT_VI_BASE_OFST 4
12560 #define MC_CMD_ALLOC_VIS_EXT_OUT_VI_BASE_LEN 4
12561 /* Function's port vi_shift value (always 0 on Huntington) */
12562 #define MC_CMD_ALLOC_VIS_EXT_OUT_VI_SHIFT_OFST 8
12563 #define MC_CMD_ALLOC_VIS_EXT_OUT_VI_SHIFT_LEN 4
12564
12565
12566 /***********************************/
12567 /* MC_CMD_FREE_VIS
12568  * Free VIs for current PCI function. Any linked PIO buffers will be unlinked,
12569  * but not freed.
12570  */
12571 #define MC_CMD_FREE_VIS 0x8c
12572 #define MC_CMD_FREE_VIS_MSGSET 0x8c
12573 #undef  MC_CMD_0x8c_PRIVILEGE_CTG
12574
12575 #define MC_CMD_0x8c_PRIVILEGE_CTG SRIOV_CTG_GENERAL
12576
12577 /* MC_CMD_FREE_VIS_IN msgrequest */
12578 #define MC_CMD_FREE_VIS_IN_LEN 0
12579
12580 /* MC_CMD_FREE_VIS_OUT msgresponse */
12581 #define MC_CMD_FREE_VIS_OUT_LEN 0
12582
12583
12584 /***********************************/
12585 /* MC_CMD_GET_SRIOV_CFG
12586  * Get SRIOV config for this PF.
12587  */
12588 #define MC_CMD_GET_SRIOV_CFG 0xba
12589 #define MC_CMD_GET_SRIOV_CFG_MSGSET 0xba
12590 #undef  MC_CMD_0xba_PRIVILEGE_CTG
12591
12592 #define MC_CMD_0xba_PRIVILEGE_CTG SRIOV_CTG_GENERAL
12593
12594 /* MC_CMD_GET_SRIOV_CFG_IN msgrequest */
12595 #define MC_CMD_GET_SRIOV_CFG_IN_LEN 0
12596
12597 /* MC_CMD_GET_SRIOV_CFG_OUT msgresponse */
12598 #define MC_CMD_GET_SRIOV_CFG_OUT_LEN 20
12599 /* Number of VFs currently enabled. */
12600 #define MC_CMD_GET_SRIOV_CFG_OUT_VF_CURRENT_OFST 0
12601 #define MC_CMD_GET_SRIOV_CFG_OUT_VF_CURRENT_LEN 4
12602 /* Max number of VFs before sriov stride and offset may need to be changed. */
12603 #define MC_CMD_GET_SRIOV_CFG_OUT_VF_MAX_OFST 4
12604 #define MC_CMD_GET_SRIOV_CFG_OUT_VF_MAX_LEN 4
12605 #define MC_CMD_GET_SRIOV_CFG_OUT_FLAGS_OFST 8
12606 #define MC_CMD_GET_SRIOV_CFG_OUT_FLAGS_LEN 4
12607 #define MC_CMD_GET_SRIOV_CFG_OUT_VF_ENABLED_OFST 8
12608 #define MC_CMD_GET_SRIOV_CFG_OUT_VF_ENABLED_LBN 0
12609 #define MC_CMD_GET_SRIOV_CFG_OUT_VF_ENABLED_WIDTH 1
12610 /* RID offset of first VF from PF. */
12611 #define MC_CMD_GET_SRIOV_CFG_OUT_VF_OFFSET_OFST 12
12612 #define MC_CMD_GET_SRIOV_CFG_OUT_VF_OFFSET_LEN 4
12613 /* RID offset of each subsequent VF from the previous. */
12614 #define MC_CMD_GET_SRIOV_CFG_OUT_VF_STRIDE_OFST 16
12615 #define MC_CMD_GET_SRIOV_CFG_OUT_VF_STRIDE_LEN 4
12616
12617
12618 /***********************************/
12619 /* MC_CMD_SET_SRIOV_CFG
12620  * Set SRIOV config for this PF.
12621  */
12622 #define MC_CMD_SET_SRIOV_CFG 0xbb
12623 #define MC_CMD_SET_SRIOV_CFG_MSGSET 0xbb
12624 #undef  MC_CMD_0xbb_PRIVILEGE_CTG
12625
12626 #define MC_CMD_0xbb_PRIVILEGE_CTG SRIOV_CTG_ADMIN
12627
12628 /* MC_CMD_SET_SRIOV_CFG_IN msgrequest */
12629 #define MC_CMD_SET_SRIOV_CFG_IN_LEN 20
12630 /* Number of VFs currently enabled. */
12631 #define MC_CMD_SET_SRIOV_CFG_IN_VF_CURRENT_OFST 0
12632 #define MC_CMD_SET_SRIOV_CFG_IN_VF_CURRENT_LEN 4
12633 /* Max number of VFs before sriov stride and offset may need to be changed. */
12634 #define MC_CMD_SET_SRIOV_CFG_IN_VF_MAX_OFST 4
12635 #define MC_CMD_SET_SRIOV_CFG_IN_VF_MAX_LEN 4
12636 #define MC_CMD_SET_SRIOV_CFG_IN_FLAGS_OFST 8
12637 #define MC_CMD_SET_SRIOV_CFG_IN_FLAGS_LEN 4
12638 #define MC_CMD_SET_SRIOV_CFG_IN_VF_ENABLED_OFST 8
12639 #define MC_CMD_SET_SRIOV_CFG_IN_VF_ENABLED_LBN 0
12640 #define MC_CMD_SET_SRIOV_CFG_IN_VF_ENABLED_WIDTH 1
12641 /* RID offset of first VF from PF, or 0 for no change, or
12642  * MC_CMD_RESOURCE_INSTANCE_ANY to allow the system to allocate an offset.
12643  */
12644 #define MC_CMD_SET_SRIOV_CFG_IN_VF_OFFSET_OFST 12
12645 #define MC_CMD_SET_SRIOV_CFG_IN_VF_OFFSET_LEN 4
12646 /* RID offset of each subsequent VF from the previous, 0 for no change, or
12647  * MC_CMD_RESOURCE_INSTANCE_ANY to allow the system to allocate a stride.
12648  */
12649 #define MC_CMD_SET_SRIOV_CFG_IN_VF_STRIDE_OFST 16
12650 #define MC_CMD_SET_SRIOV_CFG_IN_VF_STRIDE_LEN 4
12651
12652 /* MC_CMD_SET_SRIOV_CFG_OUT msgresponse */
12653 #define MC_CMD_SET_SRIOV_CFG_OUT_LEN 0
12654
12655
12656 /***********************************/
12657 /* MC_CMD_GET_VI_ALLOC_INFO
12658  * Get information about number of VI's and base VI number allocated to this
12659  * function. This message is not available to dynamic clients created by
12660  * MC_CMD_CLIENT_ALLOC.
12661  */
12662 #define MC_CMD_GET_VI_ALLOC_INFO 0x8d
12663 #define MC_CMD_GET_VI_ALLOC_INFO_MSGSET 0x8d
12664 #undef  MC_CMD_0x8d_PRIVILEGE_CTG
12665
12666 #define MC_CMD_0x8d_PRIVILEGE_CTG SRIOV_CTG_GENERAL
12667
12668 /* MC_CMD_GET_VI_ALLOC_INFO_IN msgrequest */
12669 #define MC_CMD_GET_VI_ALLOC_INFO_IN_LEN 0
12670
12671 /* MC_CMD_GET_VI_ALLOC_INFO_OUT msgresponse */
12672 #define MC_CMD_GET_VI_ALLOC_INFO_OUT_LEN 12
12673 /* The number of VIs allocated on this function */
12674 #define MC_CMD_GET_VI_ALLOC_INFO_OUT_VI_COUNT_OFST 0
12675 #define MC_CMD_GET_VI_ALLOC_INFO_OUT_VI_COUNT_LEN 4
12676 /* The base absolute VI number allocated to this function. Required to
12677  * correctly interpret wakeup events.
12678  */
12679 #define MC_CMD_GET_VI_ALLOC_INFO_OUT_VI_BASE_OFST 4
12680 #define MC_CMD_GET_VI_ALLOC_INFO_OUT_VI_BASE_LEN 4
12681 /* Function's port vi_shift value (always 0 on Huntington) */
12682 #define MC_CMD_GET_VI_ALLOC_INFO_OUT_VI_SHIFT_OFST 8
12683 #define MC_CMD_GET_VI_ALLOC_INFO_OUT_VI_SHIFT_LEN 4
12684
12685
12686 /***********************************/
12687 /* MC_CMD_DUMP_VI_STATE
12688  * For CmdClient use. Dump pertinent information on a specific absolute VI. The
12689  * VI must be owned by the calling client or one of its ancestors; usership of
12690  * the VI (as set by MC_CMD_SET_VI_USER) is not sufficient.
12691  */
12692 #define MC_CMD_DUMP_VI_STATE 0x8e
12693 #define MC_CMD_DUMP_VI_STATE_MSGSET 0x8e
12694 #undef  MC_CMD_0x8e_PRIVILEGE_CTG
12695
12696 #define MC_CMD_0x8e_PRIVILEGE_CTG SRIOV_CTG_GENERAL
12697
12698 /* MC_CMD_DUMP_VI_STATE_IN msgrequest */
12699 #define MC_CMD_DUMP_VI_STATE_IN_LEN 4
12700 /* The VI number to query. */
12701 #define MC_CMD_DUMP_VI_STATE_IN_VI_NUMBER_OFST 0
12702 #define MC_CMD_DUMP_VI_STATE_IN_VI_NUMBER_LEN 4
12703
12704 /* MC_CMD_DUMP_VI_STATE_OUT msgresponse */
12705 #define MC_CMD_DUMP_VI_STATE_OUT_LEN 100
12706 /* The PF part of the function owning this VI. */
12707 #define MC_CMD_DUMP_VI_STATE_OUT_OWNER_PF_OFST 0
12708 #define MC_CMD_DUMP_VI_STATE_OUT_OWNER_PF_LEN 2
12709 /* The VF part of the function owning this VI. */
12710 #define MC_CMD_DUMP_VI_STATE_OUT_OWNER_VF_OFST 2
12711 #define MC_CMD_DUMP_VI_STATE_OUT_OWNER_VF_LEN 2
12712 /* Base of VIs allocated to this function. */
12713 #define MC_CMD_DUMP_VI_STATE_OUT_FUNC_VI_BASE_OFST 4
12714 #define MC_CMD_DUMP_VI_STATE_OUT_FUNC_VI_BASE_LEN 2
12715 /* Count of VIs allocated to the owner function. */
12716 #define MC_CMD_DUMP_VI_STATE_OUT_FUNC_VI_COUNT_OFST 6
12717 #define MC_CMD_DUMP_VI_STATE_OUT_FUNC_VI_COUNT_LEN 2
12718 /* Base interrupt vector allocated to this function. */
12719 #define MC_CMD_DUMP_VI_STATE_OUT_FUNC_VECTOR_BASE_OFST 8
12720 #define MC_CMD_DUMP_VI_STATE_OUT_FUNC_VECTOR_BASE_LEN 2
12721 /* Number of interrupt vectors allocated to this function. */
12722 #define MC_CMD_DUMP_VI_STATE_OUT_FUNC_VECTOR_COUNT_OFST 10
12723 #define MC_CMD_DUMP_VI_STATE_OUT_FUNC_VECTOR_COUNT_LEN 2
12724 /* Raw evq ptr table data. */
12725 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EVQ_PTR_RAW_OFST 12
12726 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EVQ_PTR_RAW_LEN 8
12727 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EVQ_PTR_RAW_LO_OFST 12
12728 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EVQ_PTR_RAW_LO_LEN 4
12729 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EVQ_PTR_RAW_LO_LBN 96
12730 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EVQ_PTR_RAW_LO_WIDTH 32
12731 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EVQ_PTR_RAW_HI_OFST 16
12732 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EVQ_PTR_RAW_HI_LEN 4
12733 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EVQ_PTR_RAW_HI_LBN 128
12734 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EVQ_PTR_RAW_HI_WIDTH 32
12735 /* Raw evq timer table data. */
12736 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EV_TIMER_RAW_OFST 20
12737 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EV_TIMER_RAW_LEN 8
12738 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EV_TIMER_RAW_LO_OFST 20
12739 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EV_TIMER_RAW_LO_LEN 4
12740 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EV_TIMER_RAW_LO_LBN 160
12741 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EV_TIMER_RAW_LO_WIDTH 32
12742 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EV_TIMER_RAW_HI_OFST 24
12743 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EV_TIMER_RAW_HI_LEN 4
12744 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EV_TIMER_RAW_HI_LBN 192
12745 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EV_TIMER_RAW_HI_WIDTH 32
12746 /* Combined metadata field. */
12747 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EV_META_OFST 28
12748 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EV_META_LEN 4
12749 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EV_META_BUFS_BASE_OFST 28
12750 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EV_META_BUFS_BASE_LBN 0
12751 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EV_META_BUFS_BASE_WIDTH 16
12752 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EV_META_BUFS_NPAGES_OFST 28
12753 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EV_META_BUFS_NPAGES_LBN 16
12754 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EV_META_BUFS_NPAGES_WIDTH 8
12755 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EV_META_WKUP_REF_OFST 28
12756 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EV_META_WKUP_REF_LBN 24
12757 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EV_META_WKUP_REF_WIDTH 8
12758 /* TXDPCPU raw table data for queue. */
12759 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_RAW_TBL_0_OFST 32
12760 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_RAW_TBL_0_LEN 8
12761 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_RAW_TBL_0_LO_OFST 32
12762 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_RAW_TBL_0_LO_LEN 4
12763 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_RAW_TBL_0_LO_LBN 256
12764 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_RAW_TBL_0_LO_WIDTH 32
12765 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_RAW_TBL_0_HI_OFST 36
12766 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_RAW_TBL_0_HI_LEN 4
12767 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_RAW_TBL_0_HI_LBN 288
12768 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_RAW_TBL_0_HI_WIDTH 32
12769 /* TXDPCPU raw table data for queue. */
12770 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_RAW_TBL_1_OFST 40
12771 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_RAW_TBL_1_LEN 8
12772 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_RAW_TBL_1_LO_OFST 40
12773 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_RAW_TBL_1_LO_LEN 4
12774 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_RAW_TBL_1_LO_LBN 320
12775 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_RAW_TBL_1_LO_WIDTH 32
12776 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_RAW_TBL_1_HI_OFST 44
12777 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_RAW_TBL_1_HI_LEN 4
12778 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_RAW_TBL_1_HI_LBN 352
12779 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_RAW_TBL_1_HI_WIDTH 32
12780 /* TXDPCPU raw table data for queue. */
12781 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_RAW_TBL_2_OFST 48
12782 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_RAW_TBL_2_LEN 8
12783 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_RAW_TBL_2_LO_OFST 48
12784 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_RAW_TBL_2_LO_LEN 4
12785 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_RAW_TBL_2_LO_LBN 384
12786 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_RAW_TBL_2_LO_WIDTH 32
12787 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_RAW_TBL_2_HI_OFST 52
12788 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_RAW_TBL_2_HI_LEN 4
12789 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_RAW_TBL_2_HI_LBN 416
12790 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_RAW_TBL_2_HI_WIDTH 32
12791 /* Combined metadata field. */
12792 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_META_OFST 56
12793 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_META_LEN 8
12794 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_META_LO_OFST 56
12795 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_META_LO_LEN 4
12796 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_META_LO_LBN 448
12797 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_META_LO_WIDTH 32
12798 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_META_HI_OFST 60
12799 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_META_HI_LEN 4
12800 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_META_HI_LBN 480
12801 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_META_HI_WIDTH 32
12802 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_META_BUFS_BASE_OFST 56
12803 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_META_BUFS_BASE_LBN 0
12804 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_META_BUFS_BASE_WIDTH 16
12805 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_META_BUFS_NPAGES_OFST 56
12806 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_META_BUFS_NPAGES_LBN 16
12807 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_META_BUFS_NPAGES_WIDTH 8
12808 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_META_QSTATE_OFST 56
12809 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_META_QSTATE_LBN 24
12810 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_META_QSTATE_WIDTH 8
12811 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_META_WAITCOUNT_OFST 56
12812 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_META_WAITCOUNT_LBN 32
12813 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_META_WAITCOUNT_WIDTH 8
12814 #define MC_CMD_DUMP_VI_STATE_OUT_VI_PADDING_OFST 56
12815 #define MC_CMD_DUMP_VI_STATE_OUT_VI_PADDING_LBN 40
12816 #define MC_CMD_DUMP_VI_STATE_OUT_VI_PADDING_WIDTH 24
12817 /* RXDPCPU raw table data for queue. */
12818 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_RAW_TBL_0_OFST 64
12819 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_RAW_TBL_0_LEN 8
12820 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_RAW_TBL_0_LO_OFST 64
12821 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_RAW_TBL_0_LO_LEN 4
12822 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_RAW_TBL_0_LO_LBN 512
12823 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_RAW_TBL_0_LO_WIDTH 32
12824 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_RAW_TBL_0_HI_OFST 68
12825 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_RAW_TBL_0_HI_LEN 4
12826 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_RAW_TBL_0_HI_LBN 544
12827 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_RAW_TBL_0_HI_WIDTH 32
12828 /* RXDPCPU raw table data for queue. */
12829 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_RAW_TBL_1_OFST 72
12830 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_RAW_TBL_1_LEN 8
12831 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_RAW_TBL_1_LO_OFST 72
12832 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_RAW_TBL_1_LO_LEN 4
12833 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_RAW_TBL_1_LO_LBN 576
12834 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_RAW_TBL_1_LO_WIDTH 32
12835 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_RAW_TBL_1_HI_OFST 76
12836 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_RAW_TBL_1_HI_LEN 4
12837 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_RAW_TBL_1_HI_LBN 608
12838 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_RAW_TBL_1_HI_WIDTH 32
12839 /* Reserved, currently 0. */
12840 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_RAW_TBL_2_OFST 80
12841 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_RAW_TBL_2_LEN 8
12842 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_RAW_TBL_2_LO_OFST 80
12843 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_RAW_TBL_2_LO_LEN 4
12844 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_RAW_TBL_2_LO_LBN 640
12845 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_RAW_TBL_2_LO_WIDTH 32
12846 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_RAW_TBL_2_HI_OFST 84
12847 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_RAW_TBL_2_HI_LEN 4
12848 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_RAW_TBL_2_HI_LBN 672
12849 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_RAW_TBL_2_HI_WIDTH 32
12850 /* Combined metadata field. */
12851 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_META_OFST 88
12852 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_META_LEN 8
12853 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_META_LO_OFST 88
12854 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_META_LO_LEN 4
12855 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_META_LO_LBN 704
12856 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_META_LO_WIDTH 32
12857 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_META_HI_OFST 92
12858 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_META_HI_LEN 4
12859 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_META_HI_LBN 736
12860 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_META_HI_WIDTH 32
12861 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_META_BUFS_BASE_OFST 88
12862 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_META_BUFS_BASE_LBN 0
12863 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_META_BUFS_BASE_WIDTH 16
12864 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_META_BUFS_NPAGES_OFST 88
12865 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_META_BUFS_NPAGES_LBN 16
12866 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_META_BUFS_NPAGES_WIDTH 8
12867 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_META_QSTATE_OFST 88
12868 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_META_QSTATE_LBN 24
12869 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_META_QSTATE_WIDTH 8
12870 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_META_WAITCOUNT_OFST 88
12871 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_META_WAITCOUNT_LBN 32
12872 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_META_WAITCOUNT_WIDTH 8
12873 /* Current user, as assigned by MC_CMD_SET_VI_USER. */
12874 #define MC_CMD_DUMP_VI_STATE_OUT_USER_CLIENT_ID_OFST 96
12875 #define MC_CMD_DUMP_VI_STATE_OUT_USER_CLIENT_ID_LEN 4
12876
12877
12878 /***********************************/
12879 /* MC_CMD_ALLOC_PIOBUF
12880  * Allocate a push I/O buffer for later use with a tx queue.
12881  */
12882 #define MC_CMD_ALLOC_PIOBUF 0x8f
12883 #define MC_CMD_ALLOC_PIOBUF_MSGSET 0x8f
12884 #undef  MC_CMD_0x8f_PRIVILEGE_CTG
12885
12886 #define MC_CMD_0x8f_PRIVILEGE_CTG SRIOV_CTG_ONLOAD
12887
12888 /* MC_CMD_ALLOC_PIOBUF_IN msgrequest */
12889 #define MC_CMD_ALLOC_PIOBUF_IN_LEN 0
12890
12891 /* MC_CMD_ALLOC_PIOBUF_OUT msgresponse */
12892 #define MC_CMD_ALLOC_PIOBUF_OUT_LEN 4
12893 /* Handle for allocated push I/O buffer. */
12894 #define MC_CMD_ALLOC_PIOBUF_OUT_PIOBUF_HANDLE_OFST 0
12895 #define MC_CMD_ALLOC_PIOBUF_OUT_PIOBUF_HANDLE_LEN 4
12896
12897
12898 /***********************************/
12899 /* MC_CMD_FREE_PIOBUF
12900  * Free a push I/O buffer.
12901  */
12902 #define MC_CMD_FREE_PIOBUF 0x90
12903 #define MC_CMD_FREE_PIOBUF_MSGSET 0x90
12904 #undef  MC_CMD_0x90_PRIVILEGE_CTG
12905
12906 #define MC_CMD_0x90_PRIVILEGE_CTG SRIOV_CTG_ONLOAD
12907
12908 /* MC_CMD_FREE_PIOBUF_IN msgrequest */
12909 #define MC_CMD_FREE_PIOBUF_IN_LEN 4
12910 /* Handle for allocated push I/O buffer. */
12911 #define MC_CMD_FREE_PIOBUF_IN_PIOBUF_HANDLE_OFST 0
12912 #define MC_CMD_FREE_PIOBUF_IN_PIOBUF_HANDLE_LEN 4
12913
12914 /* MC_CMD_FREE_PIOBUF_OUT msgresponse */
12915 #define MC_CMD_FREE_PIOBUF_OUT_LEN 0
12916
12917
12918 /***********************************/
12919 /* MC_CMD_GET_VI_TLP_PROCESSING
12920  * Get TLP steering and ordering information for a VI. The caller must have the
12921  * GRP_FUNC_DMA privilege and must be the currently-assigned user of this VI or
12922  * an ancestor of the current user (see MC_CMD_SET_VI_USER).
12923  */
12924 #define MC_CMD_GET_VI_TLP_PROCESSING 0xb0
12925 #define MC_CMD_GET_VI_TLP_PROCESSING_MSGSET 0xb0
12926 #undef  MC_CMD_0xb0_PRIVILEGE_CTG
12927
12928 #define MC_CMD_0xb0_PRIVILEGE_CTG SRIOV_CTG_GENERAL
12929
12930 /* MC_CMD_GET_VI_TLP_PROCESSING_IN msgrequest */
12931 #define MC_CMD_GET_VI_TLP_PROCESSING_IN_LEN 4
12932 /* VI number to get information for. */
12933 #define MC_CMD_GET_VI_TLP_PROCESSING_IN_INSTANCE_OFST 0
12934 #define MC_CMD_GET_VI_TLP_PROCESSING_IN_INSTANCE_LEN 4
12935
12936 /* MC_CMD_GET_VI_TLP_PROCESSING_OUT msgresponse */
12937 #define MC_CMD_GET_VI_TLP_PROCESSING_OUT_LEN 4
12938 /* Transaction processing steering hint 1 for use with the Rx Queue. */
12939 #define MC_CMD_GET_VI_TLP_PROCESSING_OUT_TPH_TAG1_RX_OFST 0
12940 #define MC_CMD_GET_VI_TLP_PROCESSING_OUT_TPH_TAG1_RX_LEN 1
12941 /* Transaction processing steering hint 2 for use with the Ev Queue. */
12942 #define MC_CMD_GET_VI_TLP_PROCESSING_OUT_TPH_TAG2_EV_OFST 1
12943 #define MC_CMD_GET_VI_TLP_PROCESSING_OUT_TPH_TAG2_EV_LEN 1
12944 /* Use Relaxed ordering model for TLPs on this VI. */
12945 #define MC_CMD_GET_VI_TLP_PROCESSING_OUT_RELAXED_ORDERING_LBN 16
12946 #define MC_CMD_GET_VI_TLP_PROCESSING_OUT_RELAXED_ORDERING_WIDTH 1
12947 /* Use ID based ordering for TLPs on this VI. */
12948 #define MC_CMD_GET_VI_TLP_PROCESSING_OUT_ID_BASED_ORDERING_LBN 17
12949 #define MC_CMD_GET_VI_TLP_PROCESSING_OUT_ID_BASED_ORDERING_WIDTH 1
12950 /* Set no snoop bit for TLPs on this VI. */
12951 #define MC_CMD_GET_VI_TLP_PROCESSING_OUT_NO_SNOOP_LBN 18
12952 #define MC_CMD_GET_VI_TLP_PROCESSING_OUT_NO_SNOOP_WIDTH 1
12953 /* Enable TPH for TLPs on this VI. */
12954 #define MC_CMD_GET_VI_TLP_PROCESSING_OUT_TPH_ON_LBN 19
12955 #define MC_CMD_GET_VI_TLP_PROCESSING_OUT_TPH_ON_WIDTH 1
12956 #define MC_CMD_GET_VI_TLP_PROCESSING_OUT_DATA_OFST 0
12957 #define MC_CMD_GET_VI_TLP_PROCESSING_OUT_DATA_LEN 4
12958
12959
12960 /***********************************/
12961 /* MC_CMD_SET_VI_TLP_PROCESSING
12962  * Set TLP steering and ordering information for a VI. The caller must have the
12963  * GRP_FUNC_DMA privilege and must be the currently-assigned user of this VI or
12964  * an ancestor of the current user (see MC_CMD_SET_VI_USER).
12965  */
12966 #define MC_CMD_SET_VI_TLP_PROCESSING 0xb1
12967 #define MC_CMD_SET_VI_TLP_PROCESSING_MSGSET 0xb1
12968 #undef  MC_CMD_0xb1_PRIVILEGE_CTG
12969
12970 #define MC_CMD_0xb1_PRIVILEGE_CTG SRIOV_CTG_GENERAL
12971
12972 /* MC_CMD_SET_VI_TLP_PROCESSING_IN msgrequest */
12973 #define MC_CMD_SET_VI_TLP_PROCESSING_IN_LEN 8
12974 /* VI number to set information for. */
12975 #define MC_CMD_SET_VI_TLP_PROCESSING_IN_INSTANCE_OFST 0
12976 #define MC_CMD_SET_VI_TLP_PROCESSING_IN_INSTANCE_LEN 4
12977 /* Transaction processing steering hint 1 for use with the Rx Queue. */
12978 #define MC_CMD_SET_VI_TLP_PROCESSING_IN_TPH_TAG1_RX_OFST 4
12979 #define MC_CMD_SET_VI_TLP_PROCESSING_IN_TPH_TAG1_RX_LEN 1
12980 /* Transaction processing steering hint 2 for use with the Ev Queue. */
12981 #define MC_CMD_SET_VI_TLP_PROCESSING_IN_TPH_TAG2_EV_OFST 5
12982 #define MC_CMD_SET_VI_TLP_PROCESSING_IN_TPH_TAG2_EV_LEN 1
12983 /* Use Relaxed ordering model for TLPs on this VI. */
12984 #define MC_CMD_SET_VI_TLP_PROCESSING_IN_RELAXED_ORDERING_LBN 48
12985 #define MC_CMD_SET_VI_TLP_PROCESSING_IN_RELAXED_ORDERING_WIDTH 1
12986 /* Use ID based ordering for TLPs on this VI. */
12987 #define MC_CMD_SET_VI_TLP_PROCESSING_IN_ID_BASED_ORDERING_LBN 49
12988 #define MC_CMD_SET_VI_TLP_PROCESSING_IN_ID_BASED_ORDERING_WIDTH 1
12989 /* Set the no snoop bit for TLPs on this VI. */
12990 #define MC_CMD_SET_VI_TLP_PROCESSING_IN_NO_SNOOP_LBN 50
12991 #define MC_CMD_SET_VI_TLP_PROCESSING_IN_NO_SNOOP_WIDTH 1
12992 /* Enable TPH for TLPs on this VI. */
12993 #define MC_CMD_SET_VI_TLP_PROCESSING_IN_TPH_ON_LBN 51
12994 #define MC_CMD_SET_VI_TLP_PROCESSING_IN_TPH_ON_WIDTH 1
12995 #define MC_CMD_SET_VI_TLP_PROCESSING_IN_DATA_OFST 4
12996 #define MC_CMD_SET_VI_TLP_PROCESSING_IN_DATA_LEN 4
12997
12998 /* MC_CMD_SET_VI_TLP_PROCESSING_OUT msgresponse */
12999 #define MC_CMD_SET_VI_TLP_PROCESSING_OUT_LEN 0
13000
13001
13002 /***********************************/
13003 /* MC_CMD_GET_TLP_PROCESSING_GLOBALS
13004  * Get global PCIe steering and transaction processing configuration.
13005  */
13006 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS 0xbc
13007 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_MSGSET 0xbc
13008 #undef  MC_CMD_0xbc_PRIVILEGE_CTG
13009
13010 #define MC_CMD_0xbc_PRIVILEGE_CTG SRIOV_CTG_ADMIN
13011
13012 /* MC_CMD_GET_TLP_PROCESSING_GLOBALS_IN msgrequest */
13013 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_IN_LEN 4
13014 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_IN_TLP_GLOBAL_CATEGORY_OFST 0
13015 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_IN_TLP_GLOBAL_CATEGORY_LEN 4
13016 /* enum: MISC. */
13017 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_IN_TLP_GLOBAL_CATEGORY_MISC 0x0
13018 /* enum: IDO. */
13019 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_IN_TLP_GLOBAL_CATEGORY_IDO 0x1
13020 /* enum: RO. */
13021 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_IN_TLP_GLOBAL_CATEGORY_RO 0x2
13022 /* enum: TPH Type. */
13023 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_IN_TLP_GLOBAL_CATEGORY_TPH_TYPE 0x3
13024
13025 /* MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT msgresponse */
13026 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_LEN 8
13027 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_GLOBAL_CATEGORY_OFST 0
13028 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_GLOBAL_CATEGORY_LEN 4
13029 /*            Enum values, see field(s): */
13030 /*               MC_CMD_GET_TLP_PROCESSING_GLOBALS_IN/TLP_GLOBAL_CATEGORY */
13031 /* Amalgamated TLP info word. */
13032 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_WORD_OFST 4
13033 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_WORD_LEN 4
13034 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_MISC_WTAG_EN_OFST 4
13035 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_MISC_WTAG_EN_LBN 0
13036 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_MISC_WTAG_EN_WIDTH 1
13037 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_MISC_SPARE_OFST 4
13038 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_MISC_SPARE_LBN 1
13039 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_MISC_SPARE_WIDTH 31
13040 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_IDO_DL_EN_OFST 4
13041 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_IDO_DL_EN_LBN 0
13042 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_IDO_DL_EN_WIDTH 1
13043 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_IDO_TX_EN_OFST 4
13044 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_IDO_TX_EN_LBN 1
13045 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_IDO_TX_EN_WIDTH 1
13046 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_IDO_EV_EN_OFST 4
13047 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_IDO_EV_EN_LBN 2
13048 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_IDO_EV_EN_WIDTH 1
13049 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_IDO_RX_EN_OFST 4
13050 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_IDO_RX_EN_LBN 3
13051 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_IDO_RX_EN_WIDTH 1
13052 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_IDO_SPARE_OFST 4
13053 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_IDO_SPARE_LBN 4
13054 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_IDO_SPARE_WIDTH 28
13055 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_RO_RXDMA_EN_OFST 4
13056 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_RO_RXDMA_EN_LBN 0
13057 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_RO_RXDMA_EN_WIDTH 1
13058 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_RO_TXDMA_EN_OFST 4
13059 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_RO_TXDMA_EN_LBN 1
13060 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_RO_TXDMA_EN_WIDTH 1
13061 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_RO_DL_EN_OFST 4
13062 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_RO_DL_EN_LBN 2
13063 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_RO_DL_EN_WIDTH 1
13064 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_RO_SPARE_OFST 4
13065 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_RO_SPARE_LBN 3
13066 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_RO_SPARE_WIDTH 29
13067 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_TPH_TYPE_MSIX_OFST 4
13068 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_TPH_TYPE_MSIX_LBN 0
13069 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_TPH_TYPE_MSIX_WIDTH 2
13070 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_TPH_TYPE_DL_OFST 4
13071 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_TPH_TYPE_DL_LBN 2
13072 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_TPH_TYPE_DL_WIDTH 2
13073 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_TPH_TYPE_TX_OFST 4
13074 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_TPH_TYPE_TX_LBN 4
13075 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_TPH_TYPE_TX_WIDTH 2
13076 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_TPH_TYPE_EV_OFST 4
13077 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_TPH_TYPE_EV_LBN 6
13078 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_TPH_TYPE_EV_WIDTH 2
13079 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_TPH_TYPE_RX_OFST 4
13080 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_TPH_TYPE_RX_LBN 8
13081 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_TPH_TYPE_RX_WIDTH 2
13082 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_TLP_TYPE_SPARE_OFST 4
13083 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_TLP_TYPE_SPARE_LBN 9
13084 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_TLP_TYPE_SPARE_WIDTH 23
13085
13086
13087 /***********************************/
13088 /* MC_CMD_SET_TLP_PROCESSING_GLOBALS
13089  * Set global PCIe steering and transaction processing configuration.
13090  */
13091 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS 0xbd
13092 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_MSGSET 0xbd
13093 #undef  MC_CMD_0xbd_PRIVILEGE_CTG
13094
13095 #define MC_CMD_0xbd_PRIVILEGE_CTG SRIOV_CTG_ADMIN
13096
13097 /* MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN msgrequest */
13098 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_LEN 8
13099 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_GLOBAL_CATEGORY_OFST 0
13100 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_GLOBAL_CATEGORY_LEN 4
13101 /*            Enum values, see field(s): */
13102 /*               MC_CMD_GET_TLP_PROCESSING_GLOBALS/MC_CMD_GET_TLP_PROCESSING_GLOBALS_IN/TLP_GLOBAL_CATEGORY */
13103 /* Amalgamated TLP info word. */
13104 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_WORD_OFST 4
13105 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_WORD_LEN 4
13106 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_MISC_WTAG_EN_OFST 4
13107 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_MISC_WTAG_EN_LBN 0
13108 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_MISC_WTAG_EN_WIDTH 1
13109 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_IDO_DL_EN_OFST 4
13110 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_IDO_DL_EN_LBN 0
13111 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_IDO_DL_EN_WIDTH 1
13112 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_IDO_TX_EN_OFST 4
13113 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_IDO_TX_EN_LBN 1
13114 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_IDO_TX_EN_WIDTH 1
13115 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_IDO_EV_EN_OFST 4
13116 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_IDO_EV_EN_LBN 2
13117 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_IDO_EV_EN_WIDTH 1
13118 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_IDO_RX_EN_OFST 4
13119 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_IDO_RX_EN_LBN 3
13120 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_IDO_RX_EN_WIDTH 1
13121 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_RO_RXDMA_EN_OFST 4
13122 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_RO_RXDMA_EN_LBN 0
13123 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_RO_RXDMA_EN_WIDTH 1
13124 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_RO_TXDMA_EN_OFST 4
13125 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_RO_TXDMA_EN_LBN 1
13126 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_RO_TXDMA_EN_WIDTH 1
13127 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_RO_DL_EN_OFST 4
13128 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_RO_DL_EN_LBN 2
13129 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_RO_DL_EN_WIDTH 1
13130 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_TPH_TYPE_MSIX_OFST 4
13131 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_TPH_TYPE_MSIX_LBN 0
13132 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_TPH_TYPE_MSIX_WIDTH 2
13133 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_TPH_TYPE_DL_OFST 4
13134 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_TPH_TYPE_DL_LBN 2
13135 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_TPH_TYPE_DL_WIDTH 2
13136 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_TPH_TYPE_TX_OFST 4
13137 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_TPH_TYPE_TX_LBN 4
13138 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_TPH_TYPE_TX_WIDTH 2
13139 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_TPH_TYPE_EV_OFST 4
13140 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_TPH_TYPE_EV_LBN 6
13141 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_TPH_TYPE_EV_WIDTH 2
13142 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_TPH_TYPE_RX_OFST 4
13143 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_TPH_TYPE_RX_LBN 8
13144 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_TPH_TYPE_RX_WIDTH 2
13145 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_SPARE_OFST 4
13146 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_SPARE_LBN 10
13147 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_SPARE_WIDTH 22
13148
13149 /* MC_CMD_SET_TLP_PROCESSING_GLOBALS_OUT msgresponse */
13150 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_OUT_LEN 0
13151
13152
13153 /***********************************/
13154 /* MC_CMD_SATELLITE_DOWNLOAD
13155  * Download a new set of images to the satellite CPUs from the host.
13156  */
13157 #define MC_CMD_SATELLITE_DOWNLOAD 0x91
13158 #define MC_CMD_SATELLITE_DOWNLOAD_MSGSET 0x91
13159 #undef  MC_CMD_0x91_PRIVILEGE_CTG
13160
13161 #define MC_CMD_0x91_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
13162
13163 /* MC_CMD_SATELLITE_DOWNLOAD_IN msgrequest: The reset requirements for the CPUs
13164  * are subtle, and so downloads must proceed in a number of phases.
13165  *
13166  * 1) PHASE_RESET with a target of TARGET_ALL and chunk ID/length of 0.
13167  *
13168  * 2) PHASE_IMEMS for each of the IMEM targets (target IDs 0-11). Each download
13169  * may consist of multiple chunks. The final chunk (with CHUNK_ID_LAST) should
13170  * be a checksum (a simple 32-bit sum) of the transferred data. An individual
13171  * download may be aborted using CHUNK_ID_ABORT.
13172  *
13173  * 3) PHASE_VECTORS for each of the vector table targets (target IDs 12-15),
13174  * similar to PHASE_IMEMS.
13175  *
13176  * 4) PHASE_READY with a target of TARGET_ALL and chunk ID/length of 0.
13177  *
13178  * After any error (a requested abort is not considered to be an error) the
13179  * sequence must be restarted from PHASE_RESET.
13180  */
13181 #define MC_CMD_SATELLITE_DOWNLOAD_IN_LENMIN 20
13182 #define MC_CMD_SATELLITE_DOWNLOAD_IN_LENMAX 252
13183 #define MC_CMD_SATELLITE_DOWNLOAD_IN_LENMAX_MCDI2 1020
13184 #define MC_CMD_SATELLITE_DOWNLOAD_IN_LEN(num) (16+4*(num))
13185 #define MC_CMD_SATELLITE_DOWNLOAD_IN_CHUNK_DATA_NUM(len) (((len)-16)/4)
13186 /* Download phase. (Note: the IDLE phase is used internally and is never valid
13187  * in a command from the host.)
13188  */
13189 #define MC_CMD_SATELLITE_DOWNLOAD_IN_PHASE_OFST 0
13190 #define MC_CMD_SATELLITE_DOWNLOAD_IN_PHASE_LEN 4
13191 #define MC_CMD_SATELLITE_DOWNLOAD_IN_PHASE_IDLE 0x0 /* enum */
13192 #define MC_CMD_SATELLITE_DOWNLOAD_IN_PHASE_RESET 0x1 /* enum */
13193 #define MC_CMD_SATELLITE_DOWNLOAD_IN_PHASE_IMEMS 0x2 /* enum */
13194 #define MC_CMD_SATELLITE_DOWNLOAD_IN_PHASE_VECTORS 0x3 /* enum */
13195 #define MC_CMD_SATELLITE_DOWNLOAD_IN_PHASE_READY 0x4 /* enum */
13196 /* Target for download. (These match the blob numbers defined in
13197  * mc_flash_layout.h.)
13198  */
13199 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_OFST 4
13200 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_LEN 4
13201 /* enum: Valid in phase 2 (PHASE_IMEMS) only */
13202 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_TXDI_TEXT 0x0
13203 /* enum: Valid in phase 2 (PHASE_IMEMS) only */
13204 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_RXDI_TEXT 0x1
13205 /* enum: Valid in phase 2 (PHASE_IMEMS) only */
13206 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_TXDP_TEXT 0x2
13207 /* enum: Valid in phase 2 (PHASE_IMEMS) only */
13208 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_RXDP_TEXT 0x3
13209 /* enum: Valid in phase 2 (PHASE_IMEMS) only */
13210 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_RXHRSL_HR_LUT 0x4
13211 /* enum: Valid in phase 2 (PHASE_IMEMS) only */
13212 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_RXHRSL_HR_LUT_CFG 0x5
13213 /* enum: Valid in phase 2 (PHASE_IMEMS) only */
13214 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_TXHRSL_HR_LUT 0x6
13215 /* enum: Valid in phase 2 (PHASE_IMEMS) only */
13216 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_TXHRSL_HR_LUT_CFG 0x7
13217 /* enum: Valid in phase 2 (PHASE_IMEMS) only */
13218 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_RXHRSL_HR_PGM 0x8
13219 /* enum: Valid in phase 2 (PHASE_IMEMS) only */
13220 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_RXHRSL_SL_PGM 0x9
13221 /* enum: Valid in phase 2 (PHASE_IMEMS) only */
13222 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_TXHRSL_HR_PGM 0xa
13223 /* enum: Valid in phase 2 (PHASE_IMEMS) only */
13224 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_TXHRSL_SL_PGM 0xb
13225 /* enum: Valid in phase 3 (PHASE_VECTORS) only */
13226 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_RXDI_VTBL0 0xc
13227 /* enum: Valid in phase 3 (PHASE_VECTORS) only */
13228 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_TXDI_VTBL0 0xd
13229 /* enum: Valid in phase 3 (PHASE_VECTORS) only */
13230 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_RXDI_VTBL1 0xe
13231 /* enum: Valid in phase 3 (PHASE_VECTORS) only */
13232 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_TXDI_VTBL1 0xf
13233 /* enum: Valid in phases 1 (PHASE_RESET) and 4 (PHASE_READY) only */
13234 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_ALL 0xffffffff
13235 /* Chunk ID, or CHUNK_ID_LAST or CHUNK_ID_ABORT */
13236 #define MC_CMD_SATELLITE_DOWNLOAD_IN_CHUNK_ID_OFST 8
13237 #define MC_CMD_SATELLITE_DOWNLOAD_IN_CHUNK_ID_LEN 4
13238 /* enum: Last chunk, containing checksum rather than data */
13239 #define MC_CMD_SATELLITE_DOWNLOAD_IN_CHUNK_ID_LAST 0xffffffff
13240 /* enum: Abort download of this item */
13241 #define MC_CMD_SATELLITE_DOWNLOAD_IN_CHUNK_ID_ABORT 0xfffffffe
13242 /* Length of this chunk in bytes */
13243 #define MC_CMD_SATELLITE_DOWNLOAD_IN_CHUNK_LEN_OFST 12
13244 #define MC_CMD_SATELLITE_DOWNLOAD_IN_CHUNK_LEN_LEN 4
13245 /* Data for this chunk */
13246 #define MC_CMD_SATELLITE_DOWNLOAD_IN_CHUNK_DATA_OFST 16
13247 #define MC_CMD_SATELLITE_DOWNLOAD_IN_CHUNK_DATA_LEN 4
13248 #define MC_CMD_SATELLITE_DOWNLOAD_IN_CHUNK_DATA_MINNUM 1
13249 #define MC_CMD_SATELLITE_DOWNLOAD_IN_CHUNK_DATA_MAXNUM 59
13250 #define MC_CMD_SATELLITE_DOWNLOAD_IN_CHUNK_DATA_MAXNUM_MCDI2 251
13251
13252 /* MC_CMD_SATELLITE_DOWNLOAD_OUT msgresponse */
13253 #define MC_CMD_SATELLITE_DOWNLOAD_OUT_LEN 8
13254 /* Same as MC_CMD_ERR field, but included as 0 in success cases */
13255 #define MC_CMD_SATELLITE_DOWNLOAD_OUT_RESULT_OFST 0
13256 #define MC_CMD_SATELLITE_DOWNLOAD_OUT_RESULT_LEN 4
13257 /* Extra status information */
13258 #define MC_CMD_SATELLITE_DOWNLOAD_OUT_INFO_OFST 4
13259 #define MC_CMD_SATELLITE_DOWNLOAD_OUT_INFO_LEN 4
13260 /* enum: Code download OK, completed. */
13261 #define MC_CMD_SATELLITE_DOWNLOAD_OUT_OK_COMPLETE 0x0
13262 /* enum: Code download aborted as requested. */
13263 #define MC_CMD_SATELLITE_DOWNLOAD_OUT_OK_ABORTED 0x1
13264 /* enum: Code download OK so far, send next chunk. */
13265 #define MC_CMD_SATELLITE_DOWNLOAD_OUT_OK_NEXT_CHUNK 0x2
13266 /* enum: Download phases out of sequence */
13267 #define MC_CMD_SATELLITE_DOWNLOAD_OUT_ERR_BAD_PHASE 0x100
13268 /* enum: Bad target for this phase */
13269 #define MC_CMD_SATELLITE_DOWNLOAD_OUT_ERR_BAD_TARGET 0x101
13270 /* enum: Chunk ID out of sequence */
13271 #define MC_CMD_SATELLITE_DOWNLOAD_OUT_ERR_BAD_CHUNK_ID 0x200
13272 /* enum: Chunk length zero or too large */
13273 #define MC_CMD_SATELLITE_DOWNLOAD_OUT_ERR_BAD_CHUNK_LEN 0x201
13274 /* enum: Checksum was incorrect */
13275 #define MC_CMD_SATELLITE_DOWNLOAD_OUT_ERR_BAD_CHECKSUM 0x300
13276
13277
13278 /***********************************/
13279 /* MC_CMD_GET_CAPABILITIES
13280  * Get device capabilities.
13281  *
13282  * This is supplementary to the MC_CMD_GET_BOARD_CFG command, and intended to
13283  * reference inherent device capabilities as opposed to current NVRAM config.
13284  */
13285 #define MC_CMD_GET_CAPABILITIES 0xbe
13286 #define MC_CMD_GET_CAPABILITIES_MSGSET 0xbe
13287 #undef  MC_CMD_0xbe_PRIVILEGE_CTG
13288
13289 #define MC_CMD_0xbe_PRIVILEGE_CTG SRIOV_CTG_GENERAL
13290
13291 /* MC_CMD_GET_CAPABILITIES_IN msgrequest */
13292 #define MC_CMD_GET_CAPABILITIES_IN_LEN 0
13293
13294 /* MC_CMD_GET_CAPABILITIES_OUT msgresponse */
13295 #define MC_CMD_GET_CAPABILITIES_OUT_LEN 20
13296 /* First word of flags. */
13297 #define MC_CMD_GET_CAPABILITIES_OUT_FLAGS1_OFST 0
13298 #define MC_CMD_GET_CAPABILITIES_OUT_FLAGS1_LEN 4
13299 #define MC_CMD_GET_CAPABILITIES_OUT_VPORT_RECONFIGURE_OFST 0
13300 #define MC_CMD_GET_CAPABILITIES_OUT_VPORT_RECONFIGURE_LBN 3
13301 #define MC_CMD_GET_CAPABILITIES_OUT_VPORT_RECONFIGURE_WIDTH 1
13302 #define MC_CMD_GET_CAPABILITIES_OUT_TX_STRIPING_OFST 0
13303 #define MC_CMD_GET_CAPABILITIES_OUT_TX_STRIPING_LBN 4
13304 #define MC_CMD_GET_CAPABILITIES_OUT_TX_STRIPING_WIDTH 1
13305 #define MC_CMD_GET_CAPABILITIES_OUT_VADAPTOR_QUERY_OFST 0
13306 #define MC_CMD_GET_CAPABILITIES_OUT_VADAPTOR_QUERY_LBN 5
13307 #define MC_CMD_GET_CAPABILITIES_OUT_VADAPTOR_QUERY_WIDTH 1
13308 #define MC_CMD_GET_CAPABILITIES_OUT_EVB_PORT_VLAN_RESTRICT_OFST 0
13309 #define MC_CMD_GET_CAPABILITIES_OUT_EVB_PORT_VLAN_RESTRICT_LBN 6
13310 #define MC_CMD_GET_CAPABILITIES_OUT_EVB_PORT_VLAN_RESTRICT_WIDTH 1
13311 #define MC_CMD_GET_CAPABILITIES_OUT_DRV_ATTACH_PREBOOT_OFST 0
13312 #define MC_CMD_GET_CAPABILITIES_OUT_DRV_ATTACH_PREBOOT_LBN 7
13313 #define MC_CMD_GET_CAPABILITIES_OUT_DRV_ATTACH_PREBOOT_WIDTH 1
13314 #define MC_CMD_GET_CAPABILITIES_OUT_RX_FORCE_EVENT_MERGING_OFST 0
13315 #define MC_CMD_GET_CAPABILITIES_OUT_RX_FORCE_EVENT_MERGING_LBN 8
13316 #define MC_CMD_GET_CAPABILITIES_OUT_RX_FORCE_EVENT_MERGING_WIDTH 1
13317 #define MC_CMD_GET_CAPABILITIES_OUT_SET_MAC_ENHANCED_OFST 0
13318 #define MC_CMD_GET_CAPABILITIES_OUT_SET_MAC_ENHANCED_LBN 9
13319 #define MC_CMD_GET_CAPABILITIES_OUT_SET_MAC_ENHANCED_WIDTH 1
13320 #define MC_CMD_GET_CAPABILITIES_OUT_UNKNOWN_UCAST_DST_FILTER_ALWAYS_MULTI_RECIPIENT_OFST 0
13321 #define MC_CMD_GET_CAPABILITIES_OUT_UNKNOWN_UCAST_DST_FILTER_ALWAYS_MULTI_RECIPIENT_LBN 10
13322 #define MC_CMD_GET_CAPABILITIES_OUT_UNKNOWN_UCAST_DST_FILTER_ALWAYS_MULTI_RECIPIENT_WIDTH 1
13323 #define MC_CMD_GET_CAPABILITIES_OUT_VADAPTOR_PERMIT_SET_MAC_WHEN_FILTERS_INSTALLED_OFST 0
13324 #define MC_CMD_GET_CAPABILITIES_OUT_VADAPTOR_PERMIT_SET_MAC_WHEN_FILTERS_INSTALLED_LBN 11
13325 #define MC_CMD_GET_CAPABILITIES_OUT_VADAPTOR_PERMIT_SET_MAC_WHEN_FILTERS_INSTALLED_WIDTH 1
13326 #define MC_CMD_GET_CAPABILITIES_OUT_TX_MAC_SECURITY_FILTERING_OFST 0
13327 #define MC_CMD_GET_CAPABILITIES_OUT_TX_MAC_SECURITY_FILTERING_LBN 12
13328 #define MC_CMD_GET_CAPABILITIES_OUT_TX_MAC_SECURITY_FILTERING_WIDTH 1
13329 #define MC_CMD_GET_CAPABILITIES_OUT_ADDITIONAL_RSS_MODES_OFST 0
13330 #define MC_CMD_GET_CAPABILITIES_OUT_ADDITIONAL_RSS_MODES_LBN 13
13331 #define MC_CMD_GET_CAPABILITIES_OUT_ADDITIONAL_RSS_MODES_WIDTH 1
13332 #define MC_CMD_GET_CAPABILITIES_OUT_QBB_OFST 0
13333 #define MC_CMD_GET_CAPABILITIES_OUT_QBB_LBN 14
13334 #define MC_CMD_GET_CAPABILITIES_OUT_QBB_WIDTH 1
13335 #define MC_CMD_GET_CAPABILITIES_OUT_RX_PACKED_STREAM_VAR_BUFFERS_OFST 0
13336 #define MC_CMD_GET_CAPABILITIES_OUT_RX_PACKED_STREAM_VAR_BUFFERS_LBN 15
13337 #define MC_CMD_GET_CAPABILITIES_OUT_RX_PACKED_STREAM_VAR_BUFFERS_WIDTH 1
13338 #define MC_CMD_GET_CAPABILITIES_OUT_RX_RSS_LIMITED_OFST 0
13339 #define MC_CMD_GET_CAPABILITIES_OUT_RX_RSS_LIMITED_LBN 16
13340 #define MC_CMD_GET_CAPABILITIES_OUT_RX_RSS_LIMITED_WIDTH 1
13341 #define MC_CMD_GET_CAPABILITIES_OUT_RX_PACKED_STREAM_OFST 0
13342 #define MC_CMD_GET_CAPABILITIES_OUT_RX_PACKED_STREAM_LBN 17
13343 #define MC_CMD_GET_CAPABILITIES_OUT_RX_PACKED_STREAM_WIDTH 1
13344 #define MC_CMD_GET_CAPABILITIES_OUT_RX_INCLUDE_FCS_OFST 0
13345 #define MC_CMD_GET_CAPABILITIES_OUT_RX_INCLUDE_FCS_LBN 18
13346 #define MC_CMD_GET_CAPABILITIES_OUT_RX_INCLUDE_FCS_WIDTH 1
13347 #define MC_CMD_GET_CAPABILITIES_OUT_TX_VLAN_INSERTION_OFST 0
13348 #define MC_CMD_GET_CAPABILITIES_OUT_TX_VLAN_INSERTION_LBN 19
13349 #define MC_CMD_GET_CAPABILITIES_OUT_TX_VLAN_INSERTION_WIDTH 1
13350 #define MC_CMD_GET_CAPABILITIES_OUT_RX_VLAN_STRIPPING_OFST 0
13351 #define MC_CMD_GET_CAPABILITIES_OUT_RX_VLAN_STRIPPING_LBN 20
13352 #define MC_CMD_GET_CAPABILITIES_OUT_RX_VLAN_STRIPPING_WIDTH 1
13353 #define MC_CMD_GET_CAPABILITIES_OUT_TX_TSO_OFST 0
13354 #define MC_CMD_GET_CAPABILITIES_OUT_TX_TSO_LBN 21
13355 #define MC_CMD_GET_CAPABILITIES_OUT_TX_TSO_WIDTH 1
13356 #define MC_CMD_GET_CAPABILITIES_OUT_RX_PREFIX_LEN_0_OFST 0
13357 #define MC_CMD_GET_CAPABILITIES_OUT_RX_PREFIX_LEN_0_LBN 22
13358 #define MC_CMD_GET_CAPABILITIES_OUT_RX_PREFIX_LEN_0_WIDTH 1
13359 #define MC_CMD_GET_CAPABILITIES_OUT_RX_PREFIX_LEN_14_OFST 0
13360 #define MC_CMD_GET_CAPABILITIES_OUT_RX_PREFIX_LEN_14_LBN 23
13361 #define MC_CMD_GET_CAPABILITIES_OUT_RX_PREFIX_LEN_14_WIDTH 1
13362 #define MC_CMD_GET_CAPABILITIES_OUT_RX_TIMESTAMP_OFST 0
13363 #define MC_CMD_GET_CAPABILITIES_OUT_RX_TIMESTAMP_LBN 24
13364 #define MC_CMD_GET_CAPABILITIES_OUT_RX_TIMESTAMP_WIDTH 1
13365 #define MC_CMD_GET_CAPABILITIES_OUT_RX_BATCHING_OFST 0
13366 #define MC_CMD_GET_CAPABILITIES_OUT_RX_BATCHING_LBN 25
13367 #define MC_CMD_GET_CAPABILITIES_OUT_RX_BATCHING_WIDTH 1
13368 #define MC_CMD_GET_CAPABILITIES_OUT_MCAST_FILTER_CHAINING_OFST 0
13369 #define MC_CMD_GET_CAPABILITIES_OUT_MCAST_FILTER_CHAINING_LBN 26
13370 #define MC_CMD_GET_CAPABILITIES_OUT_MCAST_FILTER_CHAINING_WIDTH 1
13371 #define MC_CMD_GET_CAPABILITIES_OUT_PM_AND_RXDP_COUNTERS_OFST 0
13372 #define MC_CMD_GET_CAPABILITIES_OUT_PM_AND_RXDP_COUNTERS_LBN 27
13373 #define MC_CMD_GET_CAPABILITIES_OUT_PM_AND_RXDP_COUNTERS_WIDTH 1
13374 #define MC_CMD_GET_CAPABILITIES_OUT_RX_DISABLE_SCATTER_OFST 0
13375 #define MC_CMD_GET_CAPABILITIES_OUT_RX_DISABLE_SCATTER_LBN 28
13376 #define MC_CMD_GET_CAPABILITIES_OUT_RX_DISABLE_SCATTER_WIDTH 1
13377 #define MC_CMD_GET_CAPABILITIES_OUT_TX_MCAST_UDP_LOOPBACK_OFST 0
13378 #define MC_CMD_GET_CAPABILITIES_OUT_TX_MCAST_UDP_LOOPBACK_LBN 29
13379 #define MC_CMD_GET_CAPABILITIES_OUT_TX_MCAST_UDP_LOOPBACK_WIDTH 1
13380 #define MC_CMD_GET_CAPABILITIES_OUT_EVB_OFST 0
13381 #define MC_CMD_GET_CAPABILITIES_OUT_EVB_LBN 30
13382 #define MC_CMD_GET_CAPABILITIES_OUT_EVB_WIDTH 1
13383 #define MC_CMD_GET_CAPABILITIES_OUT_VXLAN_NVGRE_OFST 0
13384 #define MC_CMD_GET_CAPABILITIES_OUT_VXLAN_NVGRE_LBN 31
13385 #define MC_CMD_GET_CAPABILITIES_OUT_VXLAN_NVGRE_WIDTH 1
13386 /* RxDPCPU firmware id. */
13387 #define MC_CMD_GET_CAPABILITIES_OUT_RX_DPCPU_FW_ID_OFST 4
13388 #define MC_CMD_GET_CAPABILITIES_OUT_RX_DPCPU_FW_ID_LEN 2
13389 /* enum: Standard RXDP firmware */
13390 #define MC_CMD_GET_CAPABILITIES_OUT_RXDP 0x0
13391 /* enum: Low latency RXDP firmware */
13392 #define MC_CMD_GET_CAPABILITIES_OUT_RXDP_LOW_LATENCY 0x1
13393 /* enum: Packed stream RXDP firmware */
13394 #define MC_CMD_GET_CAPABILITIES_OUT_RXDP_PACKED_STREAM 0x2
13395 /* enum: Rules engine RXDP firmware */
13396 #define MC_CMD_GET_CAPABILITIES_OUT_RXDP_RULES_ENGINE 0x5
13397 /* enum: DPDK RXDP firmware */
13398 #define MC_CMD_GET_CAPABILITIES_OUT_RXDP_DPDK 0x6
13399 /* enum: BIST RXDP firmware */
13400 #define MC_CMD_GET_CAPABILITIES_OUT_RXDP_BIST 0x10a
13401 /* enum: RXDP Test firmware image 1 */
13402 #define MC_CMD_GET_CAPABILITIES_OUT_RXDP_TEST_FW_TO_MC_CUT_THROUGH 0x101
13403 /* enum: RXDP Test firmware image 2 */
13404 #define MC_CMD_GET_CAPABILITIES_OUT_RXDP_TEST_FW_TO_MC_STORE_FORWARD 0x102
13405 /* enum: RXDP Test firmware image 3 */
13406 #define MC_CMD_GET_CAPABILITIES_OUT_RXDP_TEST_FW_TO_MC_STORE_FORWARD_FIRST 0x103
13407 /* enum: RXDP Test firmware image 4 */
13408 #define MC_CMD_GET_CAPABILITIES_OUT_RXDP_TEST_EVERY_EVENT_BATCHABLE 0x104
13409 /* enum: RXDP Test firmware image 5 */
13410 #define MC_CMD_GET_CAPABILITIES_OUT_RXDP_TEST_BACKPRESSURE 0x105
13411 /* enum: RXDP Test firmware image 6 */
13412 #define MC_CMD_GET_CAPABILITIES_OUT_RXDP_TEST_FW_PACKET_EDITS 0x106
13413 /* enum: RXDP Test firmware image 7 */
13414 #define MC_CMD_GET_CAPABILITIES_OUT_RXDP_TEST_FW_RX_HDR_SPLIT 0x107
13415 /* enum: RXDP Test firmware image 8 */
13416 #define MC_CMD_GET_CAPABILITIES_OUT_RXDP_TEST_FW_DISABLE_DL 0x108
13417 /* enum: RXDP Test firmware image 9 */
13418 #define MC_CMD_GET_CAPABILITIES_OUT_RXDP_TEST_FW_DOORBELL_DELAY 0x10b
13419 /* enum: RXDP Test firmware image 10 */
13420 #define MC_CMD_GET_CAPABILITIES_OUT_RXDP_TEST_FW_SLOW 0x10c
13421 /* TxDPCPU firmware id. */
13422 #define MC_CMD_GET_CAPABILITIES_OUT_TX_DPCPU_FW_ID_OFST 6
13423 #define MC_CMD_GET_CAPABILITIES_OUT_TX_DPCPU_FW_ID_LEN 2
13424 /* enum: Standard TXDP firmware */
13425 #define MC_CMD_GET_CAPABILITIES_OUT_TXDP 0x0
13426 /* enum: Low latency TXDP firmware */
13427 #define MC_CMD_GET_CAPABILITIES_OUT_TXDP_LOW_LATENCY 0x1
13428 /* enum: High packet rate TXDP firmware */
13429 #define MC_CMD_GET_CAPABILITIES_OUT_TXDP_HIGH_PACKET_RATE 0x3
13430 /* enum: Rules engine TXDP firmware */
13431 #define MC_CMD_GET_CAPABILITIES_OUT_TXDP_RULES_ENGINE 0x5
13432 /* enum: DPDK TXDP firmware */
13433 #define MC_CMD_GET_CAPABILITIES_OUT_TXDP_DPDK 0x6
13434 /* enum: BIST TXDP firmware */
13435 #define MC_CMD_GET_CAPABILITIES_OUT_TXDP_BIST 0x12d
13436 /* enum: TXDP Test firmware image 1 */
13437 #define MC_CMD_GET_CAPABILITIES_OUT_TXDP_TEST_FW_TSO_EDIT 0x101
13438 /* enum: TXDP Test firmware image 2 */
13439 #define MC_CMD_GET_CAPABILITIES_OUT_TXDP_TEST_FW_PACKET_EDITS 0x102
13440 /* enum: TXDP CSR bus test firmware */
13441 #define MC_CMD_GET_CAPABILITIES_OUT_TXDP_TEST_FW_CSR 0x103
13442 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_VERSION_OFST 8
13443 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_VERSION_LEN 2
13444 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_VERSION_REV_OFST 8
13445 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_VERSION_REV_LBN 0
13446 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_VERSION_REV_WIDTH 12
13447 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_VERSION_TYPE_OFST 8
13448 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_VERSION_TYPE_LBN 12
13449 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_VERSION_TYPE_WIDTH 4
13450 /* enum: reserved value - do not use (may indicate alternative interpretation
13451  * of REV field in future)
13452  */
13453 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_TYPE_RESERVED 0x0
13454 /* enum: Trivial RX PD firmware for early Huntington development (Huntington
13455  * development only)
13456  */
13457 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_TYPE_FIRST_PKT 0x1
13458 /* enum: RX PD firmware for telemetry prototyping (Medford2 development only)
13459  */
13460 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_TYPE_TESTFW_TELEMETRY 0x1
13461 /* enum: RX PD firmware with approximately Siena-compatible behaviour
13462  * (Huntington development only)
13463  */
13464 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_TYPE_SIENA_COMPAT 0x2
13465 /* enum: Full featured RX PD production firmware */
13466 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_TYPE_FULL_FEATURED 0x3
13467 /* enum: (deprecated original name for the FULL_FEATURED variant) */
13468 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_TYPE_VSWITCH 0x3
13469 /* enum: siena_compat variant RX PD firmware using PM rather than MAC
13470  * (Huntington development only)
13471  */
13472 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_TYPE_SIENA_COMPAT_PM 0x4
13473 /* enum: Low latency RX PD production firmware */
13474 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_TYPE_LOW_LATENCY 0x5
13475 /* enum: Packed stream RX PD production firmware */
13476 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_TYPE_PACKED_STREAM 0x6
13477 /* enum: RX PD firmware handling layer 2 only for high packet rate performance
13478  * tests (Medford development only)
13479  */
13480 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_TYPE_LAYER2_PERF 0x7
13481 /* enum: Rules engine RX PD production firmware */
13482 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_TYPE_RULES_ENGINE 0x8
13483 /* enum: Custom firmware variant (see SF-119495-PD and bug69716) */
13484 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_TYPE_L3XUDP 0x9
13485 /* enum: DPDK RX PD production firmware */
13486 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_TYPE_DPDK 0xa
13487 /* enum: RX PD firmware for GUE parsing prototype (Medford development only) */
13488 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_TYPE_TESTFW_GUE_PROTOTYPE 0xe
13489 /* enum: RX PD firmware parsing but not filtering network overlay tunnel
13490  * encapsulations (Medford development only)
13491  */
13492 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_TYPE_TESTFW_ENCAP_PARSING_ONLY 0xf
13493 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_VERSION_OFST 10
13494 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_VERSION_LEN 2
13495 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_VERSION_REV_OFST 10
13496 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_VERSION_REV_LBN 0
13497 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_VERSION_REV_WIDTH 12
13498 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_VERSION_TYPE_OFST 10
13499 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_VERSION_TYPE_LBN 12
13500 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_VERSION_TYPE_WIDTH 4
13501 /* enum: reserved value - do not use (may indicate alternative interpretation
13502  * of REV field in future)
13503  */
13504 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_TYPE_RESERVED 0x0
13505 /* enum: Trivial TX PD firmware for early Huntington development (Huntington
13506  * development only)
13507  */
13508 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_TYPE_FIRST_PKT 0x1
13509 /* enum: TX PD firmware for telemetry prototyping (Medford2 development only)
13510  */
13511 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_TYPE_TESTFW_TELEMETRY 0x1
13512 /* enum: TX PD firmware with approximately Siena-compatible behaviour
13513  * (Huntington development only)
13514  */
13515 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_TYPE_SIENA_COMPAT 0x2
13516 /* enum: Full featured TX PD production firmware */
13517 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_TYPE_FULL_FEATURED 0x3
13518 /* enum: (deprecated original name for the FULL_FEATURED variant) */
13519 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_TYPE_VSWITCH 0x3
13520 /* enum: siena_compat variant TX PD firmware using PM rather than MAC
13521  * (Huntington development only)
13522  */
13523 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_TYPE_SIENA_COMPAT_PM 0x4
13524 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_TYPE_LOW_LATENCY 0x5 /* enum */
13525 /* enum: TX PD firmware handling layer 2 only for high packet rate performance
13526  * tests (Medford development only)
13527  */
13528 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_TYPE_LAYER2_PERF 0x7
13529 /* enum: Rules engine TX PD production firmware */
13530 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_TYPE_RULES_ENGINE 0x8
13531 /* enum: Custom firmware variant (see SF-119495-PD and bug69716) */
13532 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_TYPE_L3XUDP 0x9
13533 /* enum: DPDK TX PD production firmware */
13534 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_TYPE_DPDK 0xa
13535 /* enum: RX PD firmware for GUE parsing prototype (Medford development only) */
13536 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_TYPE_TESTFW_GUE_PROTOTYPE 0xe
13537 /* Hardware capabilities of NIC */
13538 #define MC_CMD_GET_CAPABILITIES_OUT_HW_CAPABILITIES_OFST 12
13539 #define MC_CMD_GET_CAPABILITIES_OUT_HW_CAPABILITIES_LEN 4
13540 /* Licensed capabilities */
13541 #define MC_CMD_GET_CAPABILITIES_OUT_LICENSE_CAPABILITIES_OFST 16
13542 #define MC_CMD_GET_CAPABILITIES_OUT_LICENSE_CAPABILITIES_LEN 4
13543
13544 /* MC_CMD_GET_CAPABILITIES_V2_IN msgrequest */
13545 #define MC_CMD_GET_CAPABILITIES_V2_IN_LEN 0
13546
13547 /* MC_CMD_GET_CAPABILITIES_V2_OUT msgresponse */
13548 #define MC_CMD_GET_CAPABILITIES_V2_OUT_LEN 72
13549 /* First word of flags. */
13550 #define MC_CMD_GET_CAPABILITIES_V2_OUT_FLAGS1_OFST 0
13551 #define MC_CMD_GET_CAPABILITIES_V2_OUT_FLAGS1_LEN 4
13552 #define MC_CMD_GET_CAPABILITIES_V2_OUT_VPORT_RECONFIGURE_OFST 0
13553 #define MC_CMD_GET_CAPABILITIES_V2_OUT_VPORT_RECONFIGURE_LBN 3
13554 #define MC_CMD_GET_CAPABILITIES_V2_OUT_VPORT_RECONFIGURE_WIDTH 1
13555 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_STRIPING_OFST 0
13556 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_STRIPING_LBN 4
13557 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_STRIPING_WIDTH 1
13558 #define MC_CMD_GET_CAPABILITIES_V2_OUT_VADAPTOR_QUERY_OFST 0
13559 #define MC_CMD_GET_CAPABILITIES_V2_OUT_VADAPTOR_QUERY_LBN 5
13560 #define MC_CMD_GET_CAPABILITIES_V2_OUT_VADAPTOR_QUERY_WIDTH 1
13561 #define MC_CMD_GET_CAPABILITIES_V2_OUT_EVB_PORT_VLAN_RESTRICT_OFST 0
13562 #define MC_CMD_GET_CAPABILITIES_V2_OUT_EVB_PORT_VLAN_RESTRICT_LBN 6
13563 #define MC_CMD_GET_CAPABILITIES_V2_OUT_EVB_PORT_VLAN_RESTRICT_WIDTH 1
13564 #define MC_CMD_GET_CAPABILITIES_V2_OUT_DRV_ATTACH_PREBOOT_OFST 0
13565 #define MC_CMD_GET_CAPABILITIES_V2_OUT_DRV_ATTACH_PREBOOT_LBN 7
13566 #define MC_CMD_GET_CAPABILITIES_V2_OUT_DRV_ATTACH_PREBOOT_WIDTH 1
13567 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_FORCE_EVENT_MERGING_OFST 0
13568 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_FORCE_EVENT_MERGING_LBN 8
13569 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_FORCE_EVENT_MERGING_WIDTH 1
13570 #define MC_CMD_GET_CAPABILITIES_V2_OUT_SET_MAC_ENHANCED_OFST 0
13571 #define MC_CMD_GET_CAPABILITIES_V2_OUT_SET_MAC_ENHANCED_LBN 9
13572 #define MC_CMD_GET_CAPABILITIES_V2_OUT_SET_MAC_ENHANCED_WIDTH 1
13573 #define MC_CMD_GET_CAPABILITIES_V2_OUT_UNKNOWN_UCAST_DST_FILTER_ALWAYS_MULTI_RECIPIENT_OFST 0
13574 #define MC_CMD_GET_CAPABILITIES_V2_OUT_UNKNOWN_UCAST_DST_FILTER_ALWAYS_MULTI_RECIPIENT_LBN 10
13575 #define MC_CMD_GET_CAPABILITIES_V2_OUT_UNKNOWN_UCAST_DST_FILTER_ALWAYS_MULTI_RECIPIENT_WIDTH 1
13576 #define MC_CMD_GET_CAPABILITIES_V2_OUT_VADAPTOR_PERMIT_SET_MAC_WHEN_FILTERS_INSTALLED_OFST 0
13577 #define MC_CMD_GET_CAPABILITIES_V2_OUT_VADAPTOR_PERMIT_SET_MAC_WHEN_FILTERS_INSTALLED_LBN 11
13578 #define MC_CMD_GET_CAPABILITIES_V2_OUT_VADAPTOR_PERMIT_SET_MAC_WHEN_FILTERS_INSTALLED_WIDTH 1
13579 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_MAC_SECURITY_FILTERING_OFST 0
13580 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_MAC_SECURITY_FILTERING_LBN 12
13581 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_MAC_SECURITY_FILTERING_WIDTH 1
13582 #define MC_CMD_GET_CAPABILITIES_V2_OUT_ADDITIONAL_RSS_MODES_OFST 0
13583 #define MC_CMD_GET_CAPABILITIES_V2_OUT_ADDITIONAL_RSS_MODES_LBN 13
13584 #define MC_CMD_GET_CAPABILITIES_V2_OUT_ADDITIONAL_RSS_MODES_WIDTH 1
13585 #define MC_CMD_GET_CAPABILITIES_V2_OUT_QBB_OFST 0
13586 #define MC_CMD_GET_CAPABILITIES_V2_OUT_QBB_LBN 14
13587 #define MC_CMD_GET_CAPABILITIES_V2_OUT_QBB_WIDTH 1
13588 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_PACKED_STREAM_VAR_BUFFERS_OFST 0
13589 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_PACKED_STREAM_VAR_BUFFERS_LBN 15
13590 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_PACKED_STREAM_VAR_BUFFERS_WIDTH 1
13591 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_RSS_LIMITED_OFST 0
13592 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_RSS_LIMITED_LBN 16
13593 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_RSS_LIMITED_WIDTH 1
13594 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_PACKED_STREAM_OFST 0
13595 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_PACKED_STREAM_LBN 17
13596 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_PACKED_STREAM_WIDTH 1
13597 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_INCLUDE_FCS_OFST 0
13598 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_INCLUDE_FCS_LBN 18
13599 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_INCLUDE_FCS_WIDTH 1
13600 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_VLAN_INSERTION_OFST 0
13601 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_VLAN_INSERTION_LBN 19
13602 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_VLAN_INSERTION_WIDTH 1
13603 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_VLAN_STRIPPING_OFST 0
13604 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_VLAN_STRIPPING_LBN 20
13605 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_VLAN_STRIPPING_WIDTH 1
13606 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_TSO_OFST 0
13607 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_TSO_LBN 21
13608 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_TSO_WIDTH 1
13609 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_PREFIX_LEN_0_OFST 0
13610 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_PREFIX_LEN_0_LBN 22
13611 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_PREFIX_LEN_0_WIDTH 1
13612 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_PREFIX_LEN_14_OFST 0
13613 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_PREFIX_LEN_14_LBN 23
13614 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_PREFIX_LEN_14_WIDTH 1
13615 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_TIMESTAMP_OFST 0
13616 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_TIMESTAMP_LBN 24
13617 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_TIMESTAMP_WIDTH 1
13618 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_BATCHING_OFST 0
13619 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_BATCHING_LBN 25
13620 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_BATCHING_WIDTH 1
13621 #define MC_CMD_GET_CAPABILITIES_V2_OUT_MCAST_FILTER_CHAINING_OFST 0
13622 #define MC_CMD_GET_CAPABILITIES_V2_OUT_MCAST_FILTER_CHAINING_LBN 26
13623 #define MC_CMD_GET_CAPABILITIES_V2_OUT_MCAST_FILTER_CHAINING_WIDTH 1
13624 #define MC_CMD_GET_CAPABILITIES_V2_OUT_PM_AND_RXDP_COUNTERS_OFST 0
13625 #define MC_CMD_GET_CAPABILITIES_V2_OUT_PM_AND_RXDP_COUNTERS_LBN 27
13626 #define MC_CMD_GET_CAPABILITIES_V2_OUT_PM_AND_RXDP_COUNTERS_WIDTH 1
13627 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_DISABLE_SCATTER_OFST 0
13628 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_DISABLE_SCATTER_LBN 28
13629 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_DISABLE_SCATTER_WIDTH 1
13630 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_MCAST_UDP_LOOPBACK_OFST 0
13631 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_MCAST_UDP_LOOPBACK_LBN 29
13632 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_MCAST_UDP_LOOPBACK_WIDTH 1
13633 #define MC_CMD_GET_CAPABILITIES_V2_OUT_EVB_OFST 0
13634 #define MC_CMD_GET_CAPABILITIES_V2_OUT_EVB_LBN 30
13635 #define MC_CMD_GET_CAPABILITIES_V2_OUT_EVB_WIDTH 1
13636 #define MC_CMD_GET_CAPABILITIES_V2_OUT_VXLAN_NVGRE_OFST 0
13637 #define MC_CMD_GET_CAPABILITIES_V2_OUT_VXLAN_NVGRE_LBN 31
13638 #define MC_CMD_GET_CAPABILITIES_V2_OUT_VXLAN_NVGRE_WIDTH 1
13639 /* RxDPCPU firmware id. */
13640 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_DPCPU_FW_ID_OFST 4
13641 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_DPCPU_FW_ID_LEN 2
13642 /* enum: Standard RXDP firmware */
13643 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXDP 0x0
13644 /* enum: Low latency RXDP firmware */
13645 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXDP_LOW_LATENCY 0x1
13646 /* enum: Packed stream RXDP firmware */
13647 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXDP_PACKED_STREAM 0x2
13648 /* enum: Rules engine RXDP firmware */
13649 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXDP_RULES_ENGINE 0x5
13650 /* enum: DPDK RXDP firmware */
13651 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXDP_DPDK 0x6
13652 /* enum: BIST RXDP firmware */
13653 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXDP_BIST 0x10a
13654 /* enum: RXDP Test firmware image 1 */
13655 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXDP_TEST_FW_TO_MC_CUT_THROUGH 0x101
13656 /* enum: RXDP Test firmware image 2 */
13657 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXDP_TEST_FW_TO_MC_STORE_FORWARD 0x102
13658 /* enum: RXDP Test firmware image 3 */
13659 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXDP_TEST_FW_TO_MC_STORE_FORWARD_FIRST 0x103
13660 /* enum: RXDP Test firmware image 4 */
13661 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXDP_TEST_EVERY_EVENT_BATCHABLE 0x104
13662 /* enum: RXDP Test firmware image 5 */
13663 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXDP_TEST_BACKPRESSURE 0x105
13664 /* enum: RXDP Test firmware image 6 */
13665 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXDP_TEST_FW_PACKET_EDITS 0x106
13666 /* enum: RXDP Test firmware image 7 */
13667 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXDP_TEST_FW_RX_HDR_SPLIT 0x107
13668 /* enum: RXDP Test firmware image 8 */
13669 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXDP_TEST_FW_DISABLE_DL 0x108
13670 /* enum: RXDP Test firmware image 9 */
13671 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXDP_TEST_FW_DOORBELL_DELAY 0x10b
13672 /* enum: RXDP Test firmware image 10 */
13673 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXDP_TEST_FW_SLOW 0x10c
13674 /* TxDPCPU firmware id. */
13675 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_DPCPU_FW_ID_OFST 6
13676 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_DPCPU_FW_ID_LEN 2
13677 /* enum: Standard TXDP firmware */
13678 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXDP 0x0
13679 /* enum: Low latency TXDP firmware */
13680 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXDP_LOW_LATENCY 0x1
13681 /* enum: High packet rate TXDP firmware */
13682 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXDP_HIGH_PACKET_RATE 0x3
13683 /* enum: Rules engine TXDP firmware */
13684 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXDP_RULES_ENGINE 0x5
13685 /* enum: DPDK TXDP firmware */
13686 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXDP_DPDK 0x6
13687 /* enum: BIST TXDP firmware */
13688 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXDP_BIST 0x12d
13689 /* enum: TXDP Test firmware image 1 */
13690 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXDP_TEST_FW_TSO_EDIT 0x101
13691 /* enum: TXDP Test firmware image 2 */
13692 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXDP_TEST_FW_PACKET_EDITS 0x102
13693 /* enum: TXDP CSR bus test firmware */
13694 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXDP_TEST_FW_CSR 0x103
13695 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_VERSION_OFST 8
13696 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_VERSION_LEN 2
13697 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_VERSION_REV_OFST 8
13698 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_VERSION_REV_LBN 0
13699 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_VERSION_REV_WIDTH 12
13700 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_VERSION_TYPE_OFST 8
13701 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_VERSION_TYPE_LBN 12
13702 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_VERSION_TYPE_WIDTH 4
13703 /* enum: reserved value - do not use (may indicate alternative interpretation
13704  * of REV field in future)
13705  */
13706 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_TYPE_RESERVED 0x0
13707 /* enum: Trivial RX PD firmware for early Huntington development (Huntington
13708  * development only)
13709  */
13710 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_TYPE_FIRST_PKT 0x1
13711 /* enum: RX PD firmware for telemetry prototyping (Medford2 development only)
13712  */
13713 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_TYPE_TESTFW_TELEMETRY 0x1
13714 /* enum: RX PD firmware with approximately Siena-compatible behaviour
13715  * (Huntington development only)
13716  */
13717 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_TYPE_SIENA_COMPAT 0x2
13718 /* enum: Full featured RX PD production firmware */
13719 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_TYPE_FULL_FEATURED 0x3
13720 /* enum: (deprecated original name for the FULL_FEATURED variant) */
13721 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_TYPE_VSWITCH 0x3
13722 /* enum: siena_compat variant RX PD firmware using PM rather than MAC
13723  * (Huntington development only)
13724  */
13725 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_TYPE_SIENA_COMPAT_PM 0x4
13726 /* enum: Low latency RX PD production firmware */
13727 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_TYPE_LOW_LATENCY 0x5
13728 /* enum: Packed stream RX PD production firmware */
13729 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_TYPE_PACKED_STREAM 0x6
13730 /* enum: RX PD firmware handling layer 2 only for high packet rate performance
13731  * tests (Medford development only)
13732  */
13733 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_TYPE_LAYER2_PERF 0x7
13734 /* enum: Rules engine RX PD production firmware */
13735 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_TYPE_RULES_ENGINE 0x8
13736 /* enum: Custom firmware variant (see SF-119495-PD and bug69716) */
13737 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_TYPE_L3XUDP 0x9
13738 /* enum: DPDK RX PD production firmware */
13739 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_TYPE_DPDK 0xa
13740 /* enum: RX PD firmware for GUE parsing prototype (Medford development only) */
13741 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_TYPE_TESTFW_GUE_PROTOTYPE 0xe
13742 /* enum: RX PD firmware parsing but not filtering network overlay tunnel
13743  * encapsulations (Medford development only)
13744  */
13745 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_TYPE_TESTFW_ENCAP_PARSING_ONLY 0xf
13746 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_VERSION_OFST 10
13747 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_VERSION_LEN 2
13748 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_VERSION_REV_OFST 10
13749 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_VERSION_REV_LBN 0
13750 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_VERSION_REV_WIDTH 12
13751 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_VERSION_TYPE_OFST 10
13752 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_VERSION_TYPE_LBN 12
13753 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_VERSION_TYPE_WIDTH 4
13754 /* enum: reserved value - do not use (may indicate alternative interpretation
13755  * of REV field in future)
13756  */
13757 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_TYPE_RESERVED 0x0
13758 /* enum: Trivial TX PD firmware for early Huntington development (Huntington
13759  * development only)
13760  */
13761 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_TYPE_FIRST_PKT 0x1
13762 /* enum: TX PD firmware for telemetry prototyping (Medford2 development only)
13763  */
13764 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_TYPE_TESTFW_TELEMETRY 0x1
13765 /* enum: TX PD firmware with approximately Siena-compatible behaviour
13766  * (Huntington development only)
13767  */
13768 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_TYPE_SIENA_COMPAT 0x2
13769 /* enum: Full featured TX PD production firmware */
13770 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_TYPE_FULL_FEATURED 0x3
13771 /* enum: (deprecated original name for the FULL_FEATURED variant) */
13772 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_TYPE_VSWITCH 0x3
13773 /* enum: siena_compat variant TX PD firmware using PM rather than MAC
13774  * (Huntington development only)
13775  */
13776 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_TYPE_SIENA_COMPAT_PM 0x4
13777 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_TYPE_LOW_LATENCY 0x5 /* enum */
13778 /* enum: TX PD firmware handling layer 2 only for high packet rate performance
13779  * tests (Medford development only)
13780  */
13781 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_TYPE_LAYER2_PERF 0x7
13782 /* enum: Rules engine TX PD production firmware */
13783 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_TYPE_RULES_ENGINE 0x8
13784 /* enum: Custom firmware variant (see SF-119495-PD and bug69716) */
13785 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_TYPE_L3XUDP 0x9
13786 /* enum: DPDK TX PD production firmware */
13787 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_TYPE_DPDK 0xa
13788 /* enum: RX PD firmware for GUE parsing prototype (Medford development only) */
13789 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_TYPE_TESTFW_GUE_PROTOTYPE 0xe
13790 /* Hardware capabilities of NIC */
13791 #define MC_CMD_GET_CAPABILITIES_V2_OUT_HW_CAPABILITIES_OFST 12
13792 #define MC_CMD_GET_CAPABILITIES_V2_OUT_HW_CAPABILITIES_LEN 4
13793 /* Licensed capabilities */
13794 #define MC_CMD_GET_CAPABILITIES_V2_OUT_LICENSE_CAPABILITIES_OFST 16
13795 #define MC_CMD_GET_CAPABILITIES_V2_OUT_LICENSE_CAPABILITIES_LEN 4
13796 /* Second word of flags. Not present on older firmware (check the length). */
13797 #define MC_CMD_GET_CAPABILITIES_V2_OUT_FLAGS2_OFST 20
13798 #define MC_CMD_GET_CAPABILITIES_V2_OUT_FLAGS2_LEN 4
13799 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_TSO_V2_OFST 20
13800 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_TSO_V2_LBN 0
13801 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_TSO_V2_WIDTH 1
13802 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_TSO_V2_ENCAP_OFST 20
13803 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_TSO_V2_ENCAP_LBN 1
13804 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_TSO_V2_ENCAP_WIDTH 1
13805 #define MC_CMD_GET_CAPABILITIES_V2_OUT_EVQ_TIMER_CTRL_OFST 20
13806 #define MC_CMD_GET_CAPABILITIES_V2_OUT_EVQ_TIMER_CTRL_LBN 2
13807 #define MC_CMD_GET_CAPABILITIES_V2_OUT_EVQ_TIMER_CTRL_WIDTH 1
13808 #define MC_CMD_GET_CAPABILITIES_V2_OUT_EVENT_CUT_THROUGH_OFST 20
13809 #define MC_CMD_GET_CAPABILITIES_V2_OUT_EVENT_CUT_THROUGH_LBN 3
13810 #define MC_CMD_GET_CAPABILITIES_V2_OUT_EVENT_CUT_THROUGH_WIDTH 1
13811 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_CUT_THROUGH_OFST 20
13812 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_CUT_THROUGH_LBN 4
13813 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_CUT_THROUGH_WIDTH 1
13814 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_VFIFO_ULL_MODE_OFST 20
13815 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_VFIFO_ULL_MODE_LBN 5
13816 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_VFIFO_ULL_MODE_WIDTH 1
13817 #define MC_CMD_GET_CAPABILITIES_V2_OUT_MAC_STATS_40G_TX_SIZE_BINS_OFST 20
13818 #define MC_CMD_GET_CAPABILITIES_V2_OUT_MAC_STATS_40G_TX_SIZE_BINS_LBN 6
13819 #define MC_CMD_GET_CAPABILITIES_V2_OUT_MAC_STATS_40G_TX_SIZE_BINS_WIDTH 1
13820 #define MC_CMD_GET_CAPABILITIES_V2_OUT_INIT_EVQ_TYPE_SUPPORTED_OFST 20
13821 #define MC_CMD_GET_CAPABILITIES_V2_OUT_INIT_EVQ_TYPE_SUPPORTED_LBN 7
13822 #define MC_CMD_GET_CAPABILITIES_V2_OUT_INIT_EVQ_TYPE_SUPPORTED_WIDTH 1
13823 #define MC_CMD_GET_CAPABILITIES_V2_OUT_INIT_EVQ_V2_OFST 20
13824 #define MC_CMD_GET_CAPABILITIES_V2_OUT_INIT_EVQ_V2_LBN 7
13825 #define MC_CMD_GET_CAPABILITIES_V2_OUT_INIT_EVQ_V2_WIDTH 1
13826 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_MAC_TIMESTAMPING_OFST 20
13827 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_MAC_TIMESTAMPING_LBN 8
13828 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_MAC_TIMESTAMPING_WIDTH 1
13829 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_TIMESTAMP_OFST 20
13830 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_TIMESTAMP_LBN 9
13831 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_TIMESTAMP_WIDTH 1
13832 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_SNIFF_OFST 20
13833 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_SNIFF_LBN 10
13834 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_SNIFF_WIDTH 1
13835 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_SNIFF_OFST 20
13836 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_SNIFF_LBN 11
13837 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_SNIFF_WIDTH 1
13838 #define MC_CMD_GET_CAPABILITIES_V2_OUT_NVRAM_UPDATE_REPORT_VERIFY_RESULT_OFST 20
13839 #define MC_CMD_GET_CAPABILITIES_V2_OUT_NVRAM_UPDATE_REPORT_VERIFY_RESULT_LBN 12
13840 #define MC_CMD_GET_CAPABILITIES_V2_OUT_NVRAM_UPDATE_REPORT_VERIFY_RESULT_WIDTH 1
13841 #define MC_CMD_GET_CAPABILITIES_V2_OUT_MCDI_BACKGROUND_OFST 20
13842 #define MC_CMD_GET_CAPABILITIES_V2_OUT_MCDI_BACKGROUND_LBN 13
13843 #define MC_CMD_GET_CAPABILITIES_V2_OUT_MCDI_BACKGROUND_WIDTH 1
13844 #define MC_CMD_GET_CAPABILITIES_V2_OUT_MCDI_DB_RETURN_OFST 20
13845 #define MC_CMD_GET_CAPABILITIES_V2_OUT_MCDI_DB_RETURN_LBN 14
13846 #define MC_CMD_GET_CAPABILITIES_V2_OUT_MCDI_DB_RETURN_WIDTH 1
13847 #define MC_CMD_GET_CAPABILITIES_V2_OUT_CTPIO_OFST 20
13848 #define MC_CMD_GET_CAPABILITIES_V2_OUT_CTPIO_LBN 15
13849 #define MC_CMD_GET_CAPABILITIES_V2_OUT_CTPIO_WIDTH 1
13850 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TSA_SUPPORT_OFST 20
13851 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TSA_SUPPORT_LBN 16
13852 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TSA_SUPPORT_WIDTH 1
13853 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TSA_BOUND_OFST 20
13854 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TSA_BOUND_LBN 17
13855 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TSA_BOUND_WIDTH 1
13856 #define MC_CMD_GET_CAPABILITIES_V2_OUT_SF_ADAPTER_AUTHENTICATION_OFST 20
13857 #define MC_CMD_GET_CAPABILITIES_V2_OUT_SF_ADAPTER_AUTHENTICATION_LBN 18
13858 #define MC_CMD_GET_CAPABILITIES_V2_OUT_SF_ADAPTER_AUTHENTICATION_WIDTH 1
13859 #define MC_CMD_GET_CAPABILITIES_V2_OUT_FILTER_ACTION_FLAG_OFST 20
13860 #define MC_CMD_GET_CAPABILITIES_V2_OUT_FILTER_ACTION_FLAG_LBN 19
13861 #define MC_CMD_GET_CAPABILITIES_V2_OUT_FILTER_ACTION_FLAG_WIDTH 1
13862 #define MC_CMD_GET_CAPABILITIES_V2_OUT_FILTER_ACTION_MARK_OFST 20
13863 #define MC_CMD_GET_CAPABILITIES_V2_OUT_FILTER_ACTION_MARK_LBN 20
13864 #define MC_CMD_GET_CAPABILITIES_V2_OUT_FILTER_ACTION_MARK_WIDTH 1
13865 #define MC_CMD_GET_CAPABILITIES_V2_OUT_EQUAL_STRIDE_SUPER_BUFFER_OFST 20
13866 #define MC_CMD_GET_CAPABILITIES_V2_OUT_EQUAL_STRIDE_SUPER_BUFFER_LBN 21
13867 #define MC_CMD_GET_CAPABILITIES_V2_OUT_EQUAL_STRIDE_SUPER_BUFFER_WIDTH 1
13868 #define MC_CMD_GET_CAPABILITIES_V2_OUT_EQUAL_STRIDE_PACKED_STREAM_OFST 20
13869 #define MC_CMD_GET_CAPABILITIES_V2_OUT_EQUAL_STRIDE_PACKED_STREAM_LBN 21
13870 #define MC_CMD_GET_CAPABILITIES_V2_OUT_EQUAL_STRIDE_PACKED_STREAM_WIDTH 1
13871 #define MC_CMD_GET_CAPABILITIES_V2_OUT_L3XUDP_SUPPORT_OFST 20
13872 #define MC_CMD_GET_CAPABILITIES_V2_OUT_L3XUDP_SUPPORT_LBN 22
13873 #define MC_CMD_GET_CAPABILITIES_V2_OUT_L3XUDP_SUPPORT_WIDTH 1
13874 #define MC_CMD_GET_CAPABILITIES_V2_OUT_FW_SUBVARIANT_NO_TX_CSUM_OFST 20
13875 #define MC_CMD_GET_CAPABILITIES_V2_OUT_FW_SUBVARIANT_NO_TX_CSUM_LBN 23
13876 #define MC_CMD_GET_CAPABILITIES_V2_OUT_FW_SUBVARIANT_NO_TX_CSUM_WIDTH 1
13877 #define MC_CMD_GET_CAPABILITIES_V2_OUT_VI_SPREADING_OFST 20
13878 #define MC_CMD_GET_CAPABILITIES_V2_OUT_VI_SPREADING_LBN 24
13879 #define MC_CMD_GET_CAPABILITIES_V2_OUT_VI_SPREADING_WIDTH 1
13880 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXDP_HLB_IDLE_OFST 20
13881 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXDP_HLB_IDLE_LBN 25
13882 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXDP_HLB_IDLE_WIDTH 1
13883 #define MC_CMD_GET_CAPABILITIES_V2_OUT_INIT_RXQ_NO_CONT_EV_OFST 20
13884 #define MC_CMD_GET_CAPABILITIES_V2_OUT_INIT_RXQ_NO_CONT_EV_LBN 26
13885 #define MC_CMD_GET_CAPABILITIES_V2_OUT_INIT_RXQ_NO_CONT_EV_WIDTH 1
13886 #define MC_CMD_GET_CAPABILITIES_V2_OUT_INIT_RXQ_WITH_BUFFER_SIZE_OFST 20
13887 #define MC_CMD_GET_CAPABILITIES_V2_OUT_INIT_RXQ_WITH_BUFFER_SIZE_LBN 27
13888 #define MC_CMD_GET_CAPABILITIES_V2_OUT_INIT_RXQ_WITH_BUFFER_SIZE_WIDTH 1
13889 #define MC_CMD_GET_CAPABILITIES_V2_OUT_BUNDLE_UPDATE_OFST 20
13890 #define MC_CMD_GET_CAPABILITIES_V2_OUT_BUNDLE_UPDATE_LBN 28
13891 #define MC_CMD_GET_CAPABILITIES_V2_OUT_BUNDLE_UPDATE_WIDTH 1
13892 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_TSO_V3_OFST 20
13893 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_TSO_V3_LBN 29
13894 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_TSO_V3_WIDTH 1
13895 #define MC_CMD_GET_CAPABILITIES_V2_OUT_DYNAMIC_SENSORS_OFST 20
13896 #define MC_CMD_GET_CAPABILITIES_V2_OUT_DYNAMIC_SENSORS_LBN 30
13897 #define MC_CMD_GET_CAPABILITIES_V2_OUT_DYNAMIC_SENSORS_WIDTH 1
13898 #define MC_CMD_GET_CAPABILITIES_V2_OUT_NVRAM_UPDATE_POLL_VERIFY_RESULT_OFST 20
13899 #define MC_CMD_GET_CAPABILITIES_V2_OUT_NVRAM_UPDATE_POLL_VERIFY_RESULT_LBN 31
13900 #define MC_CMD_GET_CAPABILITIES_V2_OUT_NVRAM_UPDATE_POLL_VERIFY_RESULT_WIDTH 1
13901 /* Number of FATSOv2 contexts per datapath supported by this NIC (when
13902  * TX_TSO_V2 == 1). Not present on older firmware (check the length).
13903  */
13904 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_TSO_V2_N_CONTEXTS_OFST 24
13905 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_TSO_V2_N_CONTEXTS_LEN 2
13906 /* One byte per PF containing the number of the external port assigned to this
13907  * PF, indexed by PF number. Special values indicate that a PF is either not
13908  * present or not assigned.
13909  */
13910 #define MC_CMD_GET_CAPABILITIES_V2_OUT_PFS_TO_PORTS_ASSIGNMENT_OFST 26
13911 #define MC_CMD_GET_CAPABILITIES_V2_OUT_PFS_TO_PORTS_ASSIGNMENT_LEN 1
13912 #define MC_CMD_GET_CAPABILITIES_V2_OUT_PFS_TO_PORTS_ASSIGNMENT_NUM 16
13913 /* enum: The caller is not permitted to access information on this PF. */
13914 #define MC_CMD_GET_CAPABILITIES_V2_OUT_ACCESS_NOT_PERMITTED 0xff
13915 /* enum: PF does not exist. */
13916 #define MC_CMD_GET_CAPABILITIES_V2_OUT_PF_NOT_PRESENT 0xfe
13917 /* enum: PF does exist but is not assigned to any external port. */
13918 #define MC_CMD_GET_CAPABILITIES_V2_OUT_PF_NOT_ASSIGNED 0xfd
13919 /* enum: This value indicates that PF is assigned, but it cannot be expressed
13920  * in this field. It is intended for a possible future situation where a more
13921  * complex scheme of PFs to ports mapping is being used. The future driver
13922  * should look for a new field supporting the new scheme. The current/old
13923  * driver should treat this value as PF_NOT_ASSIGNED.
13924  */
13925 #define MC_CMD_GET_CAPABILITIES_V2_OUT_INCOMPATIBLE_ASSIGNMENT 0xfc
13926 /* One byte per PF containing the number of its VFs, indexed by PF number. A
13927  * special value indicates that a PF is not present.
13928  */
13929 #define MC_CMD_GET_CAPABILITIES_V2_OUT_NUM_VFS_PER_PF_OFST 42
13930 #define MC_CMD_GET_CAPABILITIES_V2_OUT_NUM_VFS_PER_PF_LEN 1
13931 #define MC_CMD_GET_CAPABILITIES_V2_OUT_NUM_VFS_PER_PF_NUM 16
13932 /* enum: The caller is not permitted to access information on this PF. */
13933 /*               MC_CMD_GET_CAPABILITIES_V2_OUT_ACCESS_NOT_PERMITTED 0xff */
13934 /* enum: PF does not exist. */
13935 /*               MC_CMD_GET_CAPABILITIES_V2_OUT_PF_NOT_PRESENT 0xfe */
13936 /* Number of VIs available for each external port */
13937 #define MC_CMD_GET_CAPABILITIES_V2_OUT_NUM_VIS_PER_PORT_OFST 58
13938 #define MC_CMD_GET_CAPABILITIES_V2_OUT_NUM_VIS_PER_PORT_LEN 2
13939 #define MC_CMD_GET_CAPABILITIES_V2_OUT_NUM_VIS_PER_PORT_NUM 4
13940 /* Size of RX descriptor cache expressed as binary logarithm The actual size
13941  * equals (2 ^ RX_DESC_CACHE_SIZE)
13942  */
13943 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_DESC_CACHE_SIZE_OFST 66
13944 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_DESC_CACHE_SIZE_LEN 1
13945 /* Size of TX descriptor cache expressed as binary logarithm The actual size
13946  * equals (2 ^ TX_DESC_CACHE_SIZE)
13947  */
13948 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_DESC_CACHE_SIZE_OFST 67
13949 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_DESC_CACHE_SIZE_LEN 1
13950 /* Total number of available PIO buffers */
13951 #define MC_CMD_GET_CAPABILITIES_V2_OUT_NUM_PIO_BUFFS_OFST 68
13952 #define MC_CMD_GET_CAPABILITIES_V2_OUT_NUM_PIO_BUFFS_LEN 2
13953 /* Size of a single PIO buffer */
13954 #define MC_CMD_GET_CAPABILITIES_V2_OUT_SIZE_PIO_BUFF_OFST 70
13955 #define MC_CMD_GET_CAPABILITIES_V2_OUT_SIZE_PIO_BUFF_LEN 2
13956
13957 /* MC_CMD_GET_CAPABILITIES_V3_OUT msgresponse */
13958 #define MC_CMD_GET_CAPABILITIES_V3_OUT_LEN 76
13959 /* First word of flags. */
13960 #define MC_CMD_GET_CAPABILITIES_V3_OUT_FLAGS1_OFST 0
13961 #define MC_CMD_GET_CAPABILITIES_V3_OUT_FLAGS1_LEN 4
13962 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VPORT_RECONFIGURE_OFST 0
13963 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VPORT_RECONFIGURE_LBN 3
13964 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VPORT_RECONFIGURE_WIDTH 1
13965 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_STRIPING_OFST 0
13966 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_STRIPING_LBN 4
13967 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_STRIPING_WIDTH 1
13968 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VADAPTOR_QUERY_OFST 0
13969 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VADAPTOR_QUERY_LBN 5
13970 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VADAPTOR_QUERY_WIDTH 1
13971 #define MC_CMD_GET_CAPABILITIES_V3_OUT_EVB_PORT_VLAN_RESTRICT_OFST 0
13972 #define MC_CMD_GET_CAPABILITIES_V3_OUT_EVB_PORT_VLAN_RESTRICT_LBN 6
13973 #define MC_CMD_GET_CAPABILITIES_V3_OUT_EVB_PORT_VLAN_RESTRICT_WIDTH 1
13974 #define MC_CMD_GET_CAPABILITIES_V3_OUT_DRV_ATTACH_PREBOOT_OFST 0
13975 #define MC_CMD_GET_CAPABILITIES_V3_OUT_DRV_ATTACH_PREBOOT_LBN 7
13976 #define MC_CMD_GET_CAPABILITIES_V3_OUT_DRV_ATTACH_PREBOOT_WIDTH 1
13977 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_FORCE_EVENT_MERGING_OFST 0
13978 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_FORCE_EVENT_MERGING_LBN 8
13979 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_FORCE_EVENT_MERGING_WIDTH 1
13980 #define MC_CMD_GET_CAPABILITIES_V3_OUT_SET_MAC_ENHANCED_OFST 0
13981 #define MC_CMD_GET_CAPABILITIES_V3_OUT_SET_MAC_ENHANCED_LBN 9
13982 #define MC_CMD_GET_CAPABILITIES_V3_OUT_SET_MAC_ENHANCED_WIDTH 1
13983 #define MC_CMD_GET_CAPABILITIES_V3_OUT_UNKNOWN_UCAST_DST_FILTER_ALWAYS_MULTI_RECIPIENT_OFST 0
13984 #define MC_CMD_GET_CAPABILITIES_V3_OUT_UNKNOWN_UCAST_DST_FILTER_ALWAYS_MULTI_RECIPIENT_LBN 10
13985 #define MC_CMD_GET_CAPABILITIES_V3_OUT_UNKNOWN_UCAST_DST_FILTER_ALWAYS_MULTI_RECIPIENT_WIDTH 1
13986 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VADAPTOR_PERMIT_SET_MAC_WHEN_FILTERS_INSTALLED_OFST 0
13987 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VADAPTOR_PERMIT_SET_MAC_WHEN_FILTERS_INSTALLED_LBN 11
13988 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VADAPTOR_PERMIT_SET_MAC_WHEN_FILTERS_INSTALLED_WIDTH 1
13989 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_MAC_SECURITY_FILTERING_OFST 0
13990 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_MAC_SECURITY_FILTERING_LBN 12
13991 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_MAC_SECURITY_FILTERING_WIDTH 1
13992 #define MC_CMD_GET_CAPABILITIES_V3_OUT_ADDITIONAL_RSS_MODES_OFST 0
13993 #define MC_CMD_GET_CAPABILITIES_V3_OUT_ADDITIONAL_RSS_MODES_LBN 13
13994 #define MC_CMD_GET_CAPABILITIES_V3_OUT_ADDITIONAL_RSS_MODES_WIDTH 1
13995 #define MC_CMD_GET_CAPABILITIES_V3_OUT_QBB_OFST 0
13996 #define MC_CMD_GET_CAPABILITIES_V3_OUT_QBB_LBN 14
13997 #define MC_CMD_GET_CAPABILITIES_V3_OUT_QBB_WIDTH 1
13998 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_PACKED_STREAM_VAR_BUFFERS_OFST 0
13999 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_PACKED_STREAM_VAR_BUFFERS_LBN 15
14000 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_PACKED_STREAM_VAR_BUFFERS_WIDTH 1
14001 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_RSS_LIMITED_OFST 0
14002 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_RSS_LIMITED_LBN 16
14003 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_RSS_LIMITED_WIDTH 1
14004 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_PACKED_STREAM_OFST 0
14005 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_PACKED_STREAM_LBN 17
14006 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_PACKED_STREAM_WIDTH 1
14007 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_INCLUDE_FCS_OFST 0
14008 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_INCLUDE_FCS_LBN 18
14009 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_INCLUDE_FCS_WIDTH 1
14010 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_VLAN_INSERTION_OFST 0
14011 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_VLAN_INSERTION_LBN 19
14012 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_VLAN_INSERTION_WIDTH 1
14013 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_VLAN_STRIPPING_OFST 0
14014 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_VLAN_STRIPPING_LBN 20
14015 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_VLAN_STRIPPING_WIDTH 1
14016 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_TSO_OFST 0
14017 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_TSO_LBN 21
14018 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_TSO_WIDTH 1
14019 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_PREFIX_LEN_0_OFST 0
14020 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_PREFIX_LEN_0_LBN 22
14021 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_PREFIX_LEN_0_WIDTH 1
14022 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_PREFIX_LEN_14_OFST 0
14023 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_PREFIX_LEN_14_LBN 23
14024 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_PREFIX_LEN_14_WIDTH 1
14025 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_TIMESTAMP_OFST 0
14026 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_TIMESTAMP_LBN 24
14027 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_TIMESTAMP_WIDTH 1
14028 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_BATCHING_OFST 0
14029 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_BATCHING_LBN 25
14030 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_BATCHING_WIDTH 1
14031 #define MC_CMD_GET_CAPABILITIES_V3_OUT_MCAST_FILTER_CHAINING_OFST 0
14032 #define MC_CMD_GET_CAPABILITIES_V3_OUT_MCAST_FILTER_CHAINING_LBN 26
14033 #define MC_CMD_GET_CAPABILITIES_V3_OUT_MCAST_FILTER_CHAINING_WIDTH 1
14034 #define MC_CMD_GET_CAPABILITIES_V3_OUT_PM_AND_RXDP_COUNTERS_OFST 0
14035 #define MC_CMD_GET_CAPABILITIES_V3_OUT_PM_AND_RXDP_COUNTERS_LBN 27
14036 #define MC_CMD_GET_CAPABILITIES_V3_OUT_PM_AND_RXDP_COUNTERS_WIDTH 1
14037 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_DISABLE_SCATTER_OFST 0
14038 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_DISABLE_SCATTER_LBN 28
14039 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_DISABLE_SCATTER_WIDTH 1
14040 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_MCAST_UDP_LOOPBACK_OFST 0
14041 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_MCAST_UDP_LOOPBACK_LBN 29
14042 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_MCAST_UDP_LOOPBACK_WIDTH 1
14043 #define MC_CMD_GET_CAPABILITIES_V3_OUT_EVB_OFST 0
14044 #define MC_CMD_GET_CAPABILITIES_V3_OUT_EVB_LBN 30
14045 #define MC_CMD_GET_CAPABILITIES_V3_OUT_EVB_WIDTH 1
14046 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VXLAN_NVGRE_OFST 0
14047 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VXLAN_NVGRE_LBN 31
14048 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VXLAN_NVGRE_WIDTH 1
14049 /* RxDPCPU firmware id. */
14050 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_DPCPU_FW_ID_OFST 4
14051 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_DPCPU_FW_ID_LEN 2
14052 /* enum: Standard RXDP firmware */
14053 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXDP 0x0
14054 /* enum: Low latency RXDP firmware */
14055 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXDP_LOW_LATENCY 0x1
14056 /* enum: Packed stream RXDP firmware */
14057 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXDP_PACKED_STREAM 0x2
14058 /* enum: Rules engine RXDP firmware */
14059 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXDP_RULES_ENGINE 0x5
14060 /* enum: DPDK RXDP firmware */
14061 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXDP_DPDK 0x6
14062 /* enum: BIST RXDP firmware */
14063 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXDP_BIST 0x10a
14064 /* enum: RXDP Test firmware image 1 */
14065 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXDP_TEST_FW_TO_MC_CUT_THROUGH 0x101
14066 /* enum: RXDP Test firmware image 2 */
14067 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXDP_TEST_FW_TO_MC_STORE_FORWARD 0x102
14068 /* enum: RXDP Test firmware image 3 */
14069 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXDP_TEST_FW_TO_MC_STORE_FORWARD_FIRST 0x103
14070 /* enum: RXDP Test firmware image 4 */
14071 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXDP_TEST_EVERY_EVENT_BATCHABLE 0x104
14072 /* enum: RXDP Test firmware image 5 */
14073 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXDP_TEST_BACKPRESSURE 0x105
14074 /* enum: RXDP Test firmware image 6 */
14075 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXDP_TEST_FW_PACKET_EDITS 0x106
14076 /* enum: RXDP Test firmware image 7 */
14077 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXDP_TEST_FW_RX_HDR_SPLIT 0x107
14078 /* enum: RXDP Test firmware image 8 */
14079 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXDP_TEST_FW_DISABLE_DL 0x108
14080 /* enum: RXDP Test firmware image 9 */
14081 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXDP_TEST_FW_DOORBELL_DELAY 0x10b
14082 /* enum: RXDP Test firmware image 10 */
14083 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXDP_TEST_FW_SLOW 0x10c
14084 /* TxDPCPU firmware id. */
14085 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_DPCPU_FW_ID_OFST 6
14086 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_DPCPU_FW_ID_LEN 2
14087 /* enum: Standard TXDP firmware */
14088 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXDP 0x0
14089 /* enum: Low latency TXDP firmware */
14090 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXDP_LOW_LATENCY 0x1
14091 /* enum: High packet rate TXDP firmware */
14092 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXDP_HIGH_PACKET_RATE 0x3
14093 /* enum: Rules engine TXDP firmware */
14094 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXDP_RULES_ENGINE 0x5
14095 /* enum: DPDK TXDP firmware */
14096 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXDP_DPDK 0x6
14097 /* enum: BIST TXDP firmware */
14098 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXDP_BIST 0x12d
14099 /* enum: TXDP Test firmware image 1 */
14100 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXDP_TEST_FW_TSO_EDIT 0x101
14101 /* enum: TXDP Test firmware image 2 */
14102 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXDP_TEST_FW_PACKET_EDITS 0x102
14103 /* enum: TXDP CSR bus test firmware */
14104 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXDP_TEST_FW_CSR 0x103
14105 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_VERSION_OFST 8
14106 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_VERSION_LEN 2
14107 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_VERSION_REV_OFST 8
14108 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_VERSION_REV_LBN 0
14109 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_VERSION_REV_WIDTH 12
14110 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_VERSION_TYPE_OFST 8
14111 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_VERSION_TYPE_LBN 12
14112 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_VERSION_TYPE_WIDTH 4
14113 /* enum: reserved value - do not use (may indicate alternative interpretation
14114  * of REV field in future)
14115  */
14116 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_TYPE_RESERVED 0x0
14117 /* enum: Trivial RX PD firmware for early Huntington development (Huntington
14118  * development only)
14119  */
14120 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_TYPE_FIRST_PKT 0x1
14121 /* enum: RX PD firmware for telemetry prototyping (Medford2 development only)
14122  */
14123 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_TYPE_TESTFW_TELEMETRY 0x1
14124 /* enum: RX PD firmware with approximately Siena-compatible behaviour
14125  * (Huntington development only)
14126  */
14127 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_TYPE_SIENA_COMPAT 0x2
14128 /* enum: Full featured RX PD production firmware */
14129 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_TYPE_FULL_FEATURED 0x3
14130 /* enum: (deprecated original name for the FULL_FEATURED variant) */
14131 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_TYPE_VSWITCH 0x3
14132 /* enum: siena_compat variant RX PD firmware using PM rather than MAC
14133  * (Huntington development only)
14134  */
14135 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_TYPE_SIENA_COMPAT_PM 0x4
14136 /* enum: Low latency RX PD production firmware */
14137 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_TYPE_LOW_LATENCY 0x5
14138 /* enum: Packed stream RX PD production firmware */
14139 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_TYPE_PACKED_STREAM 0x6
14140 /* enum: RX PD firmware handling layer 2 only for high packet rate performance
14141  * tests (Medford development only)
14142  */
14143 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_TYPE_LAYER2_PERF 0x7
14144 /* enum: Rules engine RX PD production firmware */
14145 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_TYPE_RULES_ENGINE 0x8
14146 /* enum: Custom firmware variant (see SF-119495-PD and bug69716) */
14147 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_TYPE_L3XUDP 0x9
14148 /* enum: DPDK RX PD production firmware */
14149 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_TYPE_DPDK 0xa
14150 /* enum: RX PD firmware for GUE parsing prototype (Medford development only) */
14151 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_TYPE_TESTFW_GUE_PROTOTYPE 0xe
14152 /* enum: RX PD firmware parsing but not filtering network overlay tunnel
14153  * encapsulations (Medford development only)
14154  */
14155 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_TYPE_TESTFW_ENCAP_PARSING_ONLY 0xf
14156 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_VERSION_OFST 10
14157 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_VERSION_LEN 2
14158 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_VERSION_REV_OFST 10
14159 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_VERSION_REV_LBN 0
14160 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_VERSION_REV_WIDTH 12
14161 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_VERSION_TYPE_OFST 10
14162 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_VERSION_TYPE_LBN 12
14163 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_VERSION_TYPE_WIDTH 4
14164 /* enum: reserved value - do not use (may indicate alternative interpretation
14165  * of REV field in future)
14166  */
14167 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_TYPE_RESERVED 0x0
14168 /* enum: Trivial TX PD firmware for early Huntington development (Huntington
14169  * development only)
14170  */
14171 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_TYPE_FIRST_PKT 0x1
14172 /* enum: TX PD firmware for telemetry prototyping (Medford2 development only)
14173  */
14174 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_TYPE_TESTFW_TELEMETRY 0x1
14175 /* enum: TX PD firmware with approximately Siena-compatible behaviour
14176  * (Huntington development only)
14177  */
14178 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_TYPE_SIENA_COMPAT 0x2
14179 /* enum: Full featured TX PD production firmware */
14180 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_TYPE_FULL_FEATURED 0x3
14181 /* enum: (deprecated original name for the FULL_FEATURED variant) */
14182 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_TYPE_VSWITCH 0x3
14183 /* enum: siena_compat variant TX PD firmware using PM rather than MAC
14184  * (Huntington development only)
14185  */
14186 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_TYPE_SIENA_COMPAT_PM 0x4
14187 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_TYPE_LOW_LATENCY 0x5 /* enum */
14188 /* enum: TX PD firmware handling layer 2 only for high packet rate performance
14189  * tests (Medford development only)
14190  */
14191 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_TYPE_LAYER2_PERF 0x7
14192 /* enum: Rules engine TX PD production firmware */
14193 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_TYPE_RULES_ENGINE 0x8
14194 /* enum: Custom firmware variant (see SF-119495-PD and bug69716) */
14195 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_TYPE_L3XUDP 0x9
14196 /* enum: DPDK TX PD production firmware */
14197 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_TYPE_DPDK 0xa
14198 /* enum: RX PD firmware for GUE parsing prototype (Medford development only) */
14199 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_TYPE_TESTFW_GUE_PROTOTYPE 0xe
14200 /* Hardware capabilities of NIC */
14201 #define MC_CMD_GET_CAPABILITIES_V3_OUT_HW_CAPABILITIES_OFST 12
14202 #define MC_CMD_GET_CAPABILITIES_V3_OUT_HW_CAPABILITIES_LEN 4
14203 /* Licensed capabilities */
14204 #define MC_CMD_GET_CAPABILITIES_V3_OUT_LICENSE_CAPABILITIES_OFST 16
14205 #define MC_CMD_GET_CAPABILITIES_V3_OUT_LICENSE_CAPABILITIES_LEN 4
14206 /* Second word of flags. Not present on older firmware (check the length). */
14207 #define MC_CMD_GET_CAPABILITIES_V3_OUT_FLAGS2_OFST 20
14208 #define MC_CMD_GET_CAPABILITIES_V3_OUT_FLAGS2_LEN 4
14209 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_TSO_V2_OFST 20
14210 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_TSO_V2_LBN 0
14211 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_TSO_V2_WIDTH 1
14212 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_TSO_V2_ENCAP_OFST 20
14213 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_TSO_V2_ENCAP_LBN 1
14214 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_TSO_V2_ENCAP_WIDTH 1
14215 #define MC_CMD_GET_CAPABILITIES_V3_OUT_EVQ_TIMER_CTRL_OFST 20
14216 #define MC_CMD_GET_CAPABILITIES_V3_OUT_EVQ_TIMER_CTRL_LBN 2
14217 #define MC_CMD_GET_CAPABILITIES_V3_OUT_EVQ_TIMER_CTRL_WIDTH 1
14218 #define MC_CMD_GET_CAPABILITIES_V3_OUT_EVENT_CUT_THROUGH_OFST 20
14219 #define MC_CMD_GET_CAPABILITIES_V3_OUT_EVENT_CUT_THROUGH_LBN 3
14220 #define MC_CMD_GET_CAPABILITIES_V3_OUT_EVENT_CUT_THROUGH_WIDTH 1
14221 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_CUT_THROUGH_OFST 20
14222 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_CUT_THROUGH_LBN 4
14223 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_CUT_THROUGH_WIDTH 1
14224 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_VFIFO_ULL_MODE_OFST 20
14225 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_VFIFO_ULL_MODE_LBN 5
14226 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_VFIFO_ULL_MODE_WIDTH 1
14227 #define MC_CMD_GET_CAPABILITIES_V3_OUT_MAC_STATS_40G_TX_SIZE_BINS_OFST 20
14228 #define MC_CMD_GET_CAPABILITIES_V3_OUT_MAC_STATS_40G_TX_SIZE_BINS_LBN 6
14229 #define MC_CMD_GET_CAPABILITIES_V3_OUT_MAC_STATS_40G_TX_SIZE_BINS_WIDTH 1
14230 #define MC_CMD_GET_CAPABILITIES_V3_OUT_INIT_EVQ_TYPE_SUPPORTED_OFST 20
14231 #define MC_CMD_GET_CAPABILITIES_V3_OUT_INIT_EVQ_TYPE_SUPPORTED_LBN 7
14232 #define MC_CMD_GET_CAPABILITIES_V3_OUT_INIT_EVQ_TYPE_SUPPORTED_WIDTH 1
14233 #define MC_CMD_GET_CAPABILITIES_V3_OUT_INIT_EVQ_V2_OFST 20
14234 #define MC_CMD_GET_CAPABILITIES_V3_OUT_INIT_EVQ_V2_LBN 7
14235 #define MC_CMD_GET_CAPABILITIES_V3_OUT_INIT_EVQ_V2_WIDTH 1
14236 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_MAC_TIMESTAMPING_OFST 20
14237 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_MAC_TIMESTAMPING_LBN 8
14238 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_MAC_TIMESTAMPING_WIDTH 1
14239 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_TIMESTAMP_OFST 20
14240 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_TIMESTAMP_LBN 9
14241 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_TIMESTAMP_WIDTH 1
14242 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_SNIFF_OFST 20
14243 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_SNIFF_LBN 10
14244 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_SNIFF_WIDTH 1
14245 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_SNIFF_OFST 20
14246 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_SNIFF_LBN 11
14247 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_SNIFF_WIDTH 1
14248 #define MC_CMD_GET_CAPABILITIES_V3_OUT_NVRAM_UPDATE_REPORT_VERIFY_RESULT_OFST 20
14249 #define MC_CMD_GET_CAPABILITIES_V3_OUT_NVRAM_UPDATE_REPORT_VERIFY_RESULT_LBN 12
14250 #define MC_CMD_GET_CAPABILITIES_V3_OUT_NVRAM_UPDATE_REPORT_VERIFY_RESULT_WIDTH 1
14251 #define MC_CMD_GET_CAPABILITIES_V3_OUT_MCDI_BACKGROUND_OFST 20
14252 #define MC_CMD_GET_CAPABILITIES_V3_OUT_MCDI_BACKGROUND_LBN 13
14253 #define MC_CMD_GET_CAPABILITIES_V3_OUT_MCDI_BACKGROUND_WIDTH 1
14254 #define MC_CMD_GET_CAPABILITIES_V3_OUT_MCDI_DB_RETURN_OFST 20
14255 #define MC_CMD_GET_CAPABILITIES_V3_OUT_MCDI_DB_RETURN_LBN 14
14256 #define MC_CMD_GET_CAPABILITIES_V3_OUT_MCDI_DB_RETURN_WIDTH 1
14257 #define MC_CMD_GET_CAPABILITIES_V3_OUT_CTPIO_OFST 20
14258 #define MC_CMD_GET_CAPABILITIES_V3_OUT_CTPIO_LBN 15
14259 #define MC_CMD_GET_CAPABILITIES_V3_OUT_CTPIO_WIDTH 1
14260 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TSA_SUPPORT_OFST 20
14261 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TSA_SUPPORT_LBN 16
14262 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TSA_SUPPORT_WIDTH 1
14263 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TSA_BOUND_OFST 20
14264 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TSA_BOUND_LBN 17
14265 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TSA_BOUND_WIDTH 1
14266 #define MC_CMD_GET_CAPABILITIES_V3_OUT_SF_ADAPTER_AUTHENTICATION_OFST 20
14267 #define MC_CMD_GET_CAPABILITIES_V3_OUT_SF_ADAPTER_AUTHENTICATION_LBN 18
14268 #define MC_CMD_GET_CAPABILITIES_V3_OUT_SF_ADAPTER_AUTHENTICATION_WIDTH 1
14269 #define MC_CMD_GET_CAPABILITIES_V3_OUT_FILTER_ACTION_FLAG_OFST 20
14270 #define MC_CMD_GET_CAPABILITIES_V3_OUT_FILTER_ACTION_FLAG_LBN 19
14271 #define MC_CMD_GET_CAPABILITIES_V3_OUT_FILTER_ACTION_FLAG_WIDTH 1
14272 #define MC_CMD_GET_CAPABILITIES_V3_OUT_FILTER_ACTION_MARK_OFST 20
14273 #define MC_CMD_GET_CAPABILITIES_V3_OUT_FILTER_ACTION_MARK_LBN 20
14274 #define MC_CMD_GET_CAPABILITIES_V3_OUT_FILTER_ACTION_MARK_WIDTH 1
14275 #define MC_CMD_GET_CAPABILITIES_V3_OUT_EQUAL_STRIDE_SUPER_BUFFER_OFST 20
14276 #define MC_CMD_GET_CAPABILITIES_V3_OUT_EQUAL_STRIDE_SUPER_BUFFER_LBN 21
14277 #define MC_CMD_GET_CAPABILITIES_V3_OUT_EQUAL_STRIDE_SUPER_BUFFER_WIDTH 1
14278 #define MC_CMD_GET_CAPABILITIES_V3_OUT_EQUAL_STRIDE_PACKED_STREAM_OFST 20
14279 #define MC_CMD_GET_CAPABILITIES_V3_OUT_EQUAL_STRIDE_PACKED_STREAM_LBN 21
14280 #define MC_CMD_GET_CAPABILITIES_V3_OUT_EQUAL_STRIDE_PACKED_STREAM_WIDTH 1
14281 #define MC_CMD_GET_CAPABILITIES_V3_OUT_L3XUDP_SUPPORT_OFST 20
14282 #define MC_CMD_GET_CAPABILITIES_V3_OUT_L3XUDP_SUPPORT_LBN 22
14283 #define MC_CMD_GET_CAPABILITIES_V3_OUT_L3XUDP_SUPPORT_WIDTH 1
14284 #define MC_CMD_GET_CAPABILITIES_V3_OUT_FW_SUBVARIANT_NO_TX_CSUM_OFST 20
14285 #define MC_CMD_GET_CAPABILITIES_V3_OUT_FW_SUBVARIANT_NO_TX_CSUM_LBN 23
14286 #define MC_CMD_GET_CAPABILITIES_V3_OUT_FW_SUBVARIANT_NO_TX_CSUM_WIDTH 1
14287 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VI_SPREADING_OFST 20
14288 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VI_SPREADING_LBN 24
14289 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VI_SPREADING_WIDTH 1
14290 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXDP_HLB_IDLE_OFST 20
14291 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXDP_HLB_IDLE_LBN 25
14292 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXDP_HLB_IDLE_WIDTH 1
14293 #define MC_CMD_GET_CAPABILITIES_V3_OUT_INIT_RXQ_NO_CONT_EV_OFST 20
14294 #define MC_CMD_GET_CAPABILITIES_V3_OUT_INIT_RXQ_NO_CONT_EV_LBN 26
14295 #define MC_CMD_GET_CAPABILITIES_V3_OUT_INIT_RXQ_NO_CONT_EV_WIDTH 1
14296 #define MC_CMD_GET_CAPABILITIES_V3_OUT_INIT_RXQ_WITH_BUFFER_SIZE_OFST 20
14297 #define MC_CMD_GET_CAPABILITIES_V3_OUT_INIT_RXQ_WITH_BUFFER_SIZE_LBN 27
14298 #define MC_CMD_GET_CAPABILITIES_V3_OUT_INIT_RXQ_WITH_BUFFER_SIZE_WIDTH 1
14299 #define MC_CMD_GET_CAPABILITIES_V3_OUT_BUNDLE_UPDATE_OFST 20
14300 #define MC_CMD_GET_CAPABILITIES_V3_OUT_BUNDLE_UPDATE_LBN 28
14301 #define MC_CMD_GET_CAPABILITIES_V3_OUT_BUNDLE_UPDATE_WIDTH 1
14302 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_TSO_V3_OFST 20
14303 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_TSO_V3_LBN 29
14304 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_TSO_V3_WIDTH 1
14305 #define MC_CMD_GET_CAPABILITIES_V3_OUT_DYNAMIC_SENSORS_OFST 20
14306 #define MC_CMD_GET_CAPABILITIES_V3_OUT_DYNAMIC_SENSORS_LBN 30
14307 #define MC_CMD_GET_CAPABILITIES_V3_OUT_DYNAMIC_SENSORS_WIDTH 1
14308 #define MC_CMD_GET_CAPABILITIES_V3_OUT_NVRAM_UPDATE_POLL_VERIFY_RESULT_OFST 20
14309 #define MC_CMD_GET_CAPABILITIES_V3_OUT_NVRAM_UPDATE_POLL_VERIFY_RESULT_LBN 31
14310 #define MC_CMD_GET_CAPABILITIES_V3_OUT_NVRAM_UPDATE_POLL_VERIFY_RESULT_WIDTH 1
14311 /* Number of FATSOv2 contexts per datapath supported by this NIC (when
14312  * TX_TSO_V2 == 1). Not present on older firmware (check the length).
14313  */
14314 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_TSO_V2_N_CONTEXTS_OFST 24
14315 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_TSO_V2_N_CONTEXTS_LEN 2
14316 /* One byte per PF containing the number of the external port assigned to this
14317  * PF, indexed by PF number. Special values indicate that a PF is either not
14318  * present or not assigned.
14319  */
14320 #define MC_CMD_GET_CAPABILITIES_V3_OUT_PFS_TO_PORTS_ASSIGNMENT_OFST 26
14321 #define MC_CMD_GET_CAPABILITIES_V3_OUT_PFS_TO_PORTS_ASSIGNMENT_LEN 1
14322 #define MC_CMD_GET_CAPABILITIES_V3_OUT_PFS_TO_PORTS_ASSIGNMENT_NUM 16
14323 /* enum: The caller is not permitted to access information on this PF. */
14324 #define MC_CMD_GET_CAPABILITIES_V3_OUT_ACCESS_NOT_PERMITTED 0xff
14325 /* enum: PF does not exist. */
14326 #define MC_CMD_GET_CAPABILITIES_V3_OUT_PF_NOT_PRESENT 0xfe
14327 /* enum: PF does exist but is not assigned to any external port. */
14328 #define MC_CMD_GET_CAPABILITIES_V3_OUT_PF_NOT_ASSIGNED 0xfd
14329 /* enum: This value indicates that PF is assigned, but it cannot be expressed
14330  * in this field. It is intended for a possible future situation where a more
14331  * complex scheme of PFs to ports mapping is being used. The future driver
14332  * should look for a new field supporting the new scheme. The current/old
14333  * driver should treat this value as PF_NOT_ASSIGNED.
14334  */
14335 #define MC_CMD_GET_CAPABILITIES_V3_OUT_INCOMPATIBLE_ASSIGNMENT 0xfc
14336 /* One byte per PF containing the number of its VFs, indexed by PF number. A
14337  * special value indicates that a PF is not present.
14338  */
14339 #define MC_CMD_GET_CAPABILITIES_V3_OUT_NUM_VFS_PER_PF_OFST 42
14340 #define MC_CMD_GET_CAPABILITIES_V3_OUT_NUM_VFS_PER_PF_LEN 1
14341 #define MC_CMD_GET_CAPABILITIES_V3_OUT_NUM_VFS_PER_PF_NUM 16
14342 /* enum: The caller is not permitted to access information on this PF. */
14343 /*               MC_CMD_GET_CAPABILITIES_V3_OUT_ACCESS_NOT_PERMITTED 0xff */
14344 /* enum: PF does not exist. */
14345 /*               MC_CMD_GET_CAPABILITIES_V3_OUT_PF_NOT_PRESENT 0xfe */
14346 /* Number of VIs available for each external port */
14347 #define MC_CMD_GET_CAPABILITIES_V3_OUT_NUM_VIS_PER_PORT_OFST 58
14348 #define MC_CMD_GET_CAPABILITIES_V3_OUT_NUM_VIS_PER_PORT_LEN 2
14349 #define MC_CMD_GET_CAPABILITIES_V3_OUT_NUM_VIS_PER_PORT_NUM 4
14350 /* Size of RX descriptor cache expressed as binary logarithm The actual size
14351  * equals (2 ^ RX_DESC_CACHE_SIZE)
14352  */
14353 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_DESC_CACHE_SIZE_OFST 66
14354 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_DESC_CACHE_SIZE_LEN 1
14355 /* Size of TX descriptor cache expressed as binary logarithm The actual size
14356  * equals (2 ^ TX_DESC_CACHE_SIZE)
14357  */
14358 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_DESC_CACHE_SIZE_OFST 67
14359 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_DESC_CACHE_SIZE_LEN 1
14360 /* Total number of available PIO buffers */
14361 #define MC_CMD_GET_CAPABILITIES_V3_OUT_NUM_PIO_BUFFS_OFST 68
14362 #define MC_CMD_GET_CAPABILITIES_V3_OUT_NUM_PIO_BUFFS_LEN 2
14363 /* Size of a single PIO buffer */
14364 #define MC_CMD_GET_CAPABILITIES_V3_OUT_SIZE_PIO_BUFF_OFST 70
14365 #define MC_CMD_GET_CAPABILITIES_V3_OUT_SIZE_PIO_BUFF_LEN 2
14366 /* On chips later than Medford the amount of address space assigned to each VI
14367  * is configurable. This is a global setting that the driver must query to
14368  * discover the VI to address mapping. Cut-through PIO (CTPIO) is not available
14369  * with 8k VI windows.
14370  */
14371 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VI_WINDOW_MODE_OFST 72
14372 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VI_WINDOW_MODE_LEN 1
14373 /* enum: Each VI occupies 8k as on Huntington and Medford. PIO is at offset 4k.
14374  * CTPIO is not mapped.
14375  */
14376 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VI_WINDOW_MODE_8K 0x0
14377 /* enum: Each VI occupies 16k. PIO is at offset 4k. CTPIO is at offset 12k. */
14378 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VI_WINDOW_MODE_16K 0x1
14379 /* enum: Each VI occupies 64k. PIO is at offset 4k. CTPIO is at offset 12k. */
14380 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VI_WINDOW_MODE_64K 0x2
14381 /* Number of vFIFOs per adapter that can be used for VFIFO Stuffing
14382  * (SF-115995-SW) in the present configuration of firmware and port mode.
14383  */
14384 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VFIFO_STUFFING_NUM_VFIFOS_OFST 73
14385 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VFIFO_STUFFING_NUM_VFIFOS_LEN 1
14386 /* Number of buffers per adapter that can be used for VFIFO Stuffing
14387  * (SF-115995-SW) in the present configuration of firmware and port mode.
14388  */
14389 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VFIFO_STUFFING_NUM_CP_BUFFERS_OFST 74
14390 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VFIFO_STUFFING_NUM_CP_BUFFERS_LEN 2
14391
14392 /* MC_CMD_GET_CAPABILITIES_V4_OUT msgresponse */
14393 #define MC_CMD_GET_CAPABILITIES_V4_OUT_LEN 78
14394 /* First word of flags. */
14395 #define MC_CMD_GET_CAPABILITIES_V4_OUT_FLAGS1_OFST 0
14396 #define MC_CMD_GET_CAPABILITIES_V4_OUT_FLAGS1_LEN 4
14397 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VPORT_RECONFIGURE_OFST 0
14398 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VPORT_RECONFIGURE_LBN 3
14399 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VPORT_RECONFIGURE_WIDTH 1
14400 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_STRIPING_OFST 0
14401 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_STRIPING_LBN 4
14402 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_STRIPING_WIDTH 1
14403 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VADAPTOR_QUERY_OFST 0
14404 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VADAPTOR_QUERY_LBN 5
14405 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VADAPTOR_QUERY_WIDTH 1
14406 #define MC_CMD_GET_CAPABILITIES_V4_OUT_EVB_PORT_VLAN_RESTRICT_OFST 0
14407 #define MC_CMD_GET_CAPABILITIES_V4_OUT_EVB_PORT_VLAN_RESTRICT_LBN 6
14408 #define MC_CMD_GET_CAPABILITIES_V4_OUT_EVB_PORT_VLAN_RESTRICT_WIDTH 1
14409 #define MC_CMD_GET_CAPABILITIES_V4_OUT_DRV_ATTACH_PREBOOT_OFST 0
14410 #define MC_CMD_GET_CAPABILITIES_V4_OUT_DRV_ATTACH_PREBOOT_LBN 7
14411 #define MC_CMD_GET_CAPABILITIES_V4_OUT_DRV_ATTACH_PREBOOT_WIDTH 1
14412 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_FORCE_EVENT_MERGING_OFST 0
14413 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_FORCE_EVENT_MERGING_LBN 8
14414 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_FORCE_EVENT_MERGING_WIDTH 1
14415 #define MC_CMD_GET_CAPABILITIES_V4_OUT_SET_MAC_ENHANCED_OFST 0
14416 #define MC_CMD_GET_CAPABILITIES_V4_OUT_SET_MAC_ENHANCED_LBN 9
14417 #define MC_CMD_GET_CAPABILITIES_V4_OUT_SET_MAC_ENHANCED_WIDTH 1
14418 #define MC_CMD_GET_CAPABILITIES_V4_OUT_UNKNOWN_UCAST_DST_FILTER_ALWAYS_MULTI_RECIPIENT_OFST 0
14419 #define MC_CMD_GET_CAPABILITIES_V4_OUT_UNKNOWN_UCAST_DST_FILTER_ALWAYS_MULTI_RECIPIENT_LBN 10
14420 #define MC_CMD_GET_CAPABILITIES_V4_OUT_UNKNOWN_UCAST_DST_FILTER_ALWAYS_MULTI_RECIPIENT_WIDTH 1
14421 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VADAPTOR_PERMIT_SET_MAC_WHEN_FILTERS_INSTALLED_OFST 0
14422 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VADAPTOR_PERMIT_SET_MAC_WHEN_FILTERS_INSTALLED_LBN 11
14423 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VADAPTOR_PERMIT_SET_MAC_WHEN_FILTERS_INSTALLED_WIDTH 1
14424 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_MAC_SECURITY_FILTERING_OFST 0
14425 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_MAC_SECURITY_FILTERING_LBN 12
14426 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_MAC_SECURITY_FILTERING_WIDTH 1
14427 #define MC_CMD_GET_CAPABILITIES_V4_OUT_ADDITIONAL_RSS_MODES_OFST 0
14428 #define MC_CMD_GET_CAPABILITIES_V4_OUT_ADDITIONAL_RSS_MODES_LBN 13
14429 #define MC_CMD_GET_CAPABILITIES_V4_OUT_ADDITIONAL_RSS_MODES_WIDTH 1
14430 #define MC_CMD_GET_CAPABILITIES_V4_OUT_QBB_OFST 0
14431 #define MC_CMD_GET_CAPABILITIES_V4_OUT_QBB_LBN 14
14432 #define MC_CMD_GET_CAPABILITIES_V4_OUT_QBB_WIDTH 1
14433 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_PACKED_STREAM_VAR_BUFFERS_OFST 0
14434 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_PACKED_STREAM_VAR_BUFFERS_LBN 15
14435 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_PACKED_STREAM_VAR_BUFFERS_WIDTH 1
14436 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_RSS_LIMITED_OFST 0
14437 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_RSS_LIMITED_LBN 16
14438 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_RSS_LIMITED_WIDTH 1
14439 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_PACKED_STREAM_OFST 0
14440 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_PACKED_STREAM_LBN 17
14441 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_PACKED_STREAM_WIDTH 1
14442 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_INCLUDE_FCS_OFST 0
14443 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_INCLUDE_FCS_LBN 18
14444 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_INCLUDE_FCS_WIDTH 1
14445 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_VLAN_INSERTION_OFST 0
14446 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_VLAN_INSERTION_LBN 19
14447 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_VLAN_INSERTION_WIDTH 1
14448 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_VLAN_STRIPPING_OFST 0
14449 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_VLAN_STRIPPING_LBN 20
14450 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_VLAN_STRIPPING_WIDTH 1
14451 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_TSO_OFST 0
14452 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_TSO_LBN 21
14453 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_TSO_WIDTH 1
14454 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_PREFIX_LEN_0_OFST 0
14455 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_PREFIX_LEN_0_LBN 22
14456 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_PREFIX_LEN_0_WIDTH 1
14457 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_PREFIX_LEN_14_OFST 0
14458 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_PREFIX_LEN_14_LBN 23
14459 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_PREFIX_LEN_14_WIDTH 1
14460 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_TIMESTAMP_OFST 0
14461 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_TIMESTAMP_LBN 24
14462 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_TIMESTAMP_WIDTH 1
14463 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_BATCHING_OFST 0
14464 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_BATCHING_LBN 25
14465 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_BATCHING_WIDTH 1
14466 #define MC_CMD_GET_CAPABILITIES_V4_OUT_MCAST_FILTER_CHAINING_OFST 0
14467 #define MC_CMD_GET_CAPABILITIES_V4_OUT_MCAST_FILTER_CHAINING_LBN 26
14468 #define MC_CMD_GET_CAPABILITIES_V4_OUT_MCAST_FILTER_CHAINING_WIDTH 1
14469 #define MC_CMD_GET_CAPABILITIES_V4_OUT_PM_AND_RXDP_COUNTERS_OFST 0
14470 #define MC_CMD_GET_CAPABILITIES_V4_OUT_PM_AND_RXDP_COUNTERS_LBN 27
14471 #define MC_CMD_GET_CAPABILITIES_V4_OUT_PM_AND_RXDP_COUNTERS_WIDTH 1
14472 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_DISABLE_SCATTER_OFST 0
14473 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_DISABLE_SCATTER_LBN 28
14474 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_DISABLE_SCATTER_WIDTH 1
14475 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_MCAST_UDP_LOOPBACK_OFST 0
14476 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_MCAST_UDP_LOOPBACK_LBN 29
14477 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_MCAST_UDP_LOOPBACK_WIDTH 1
14478 #define MC_CMD_GET_CAPABILITIES_V4_OUT_EVB_OFST 0
14479 #define MC_CMD_GET_CAPABILITIES_V4_OUT_EVB_LBN 30
14480 #define MC_CMD_GET_CAPABILITIES_V4_OUT_EVB_WIDTH 1
14481 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VXLAN_NVGRE_OFST 0
14482 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VXLAN_NVGRE_LBN 31
14483 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VXLAN_NVGRE_WIDTH 1
14484 /* RxDPCPU firmware id. */
14485 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_DPCPU_FW_ID_OFST 4
14486 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_DPCPU_FW_ID_LEN 2
14487 /* enum: Standard RXDP firmware */
14488 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXDP 0x0
14489 /* enum: Low latency RXDP firmware */
14490 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXDP_LOW_LATENCY 0x1
14491 /* enum: Packed stream RXDP firmware */
14492 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXDP_PACKED_STREAM 0x2
14493 /* enum: Rules engine RXDP firmware */
14494 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXDP_RULES_ENGINE 0x5
14495 /* enum: DPDK RXDP firmware */
14496 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXDP_DPDK 0x6
14497 /* enum: BIST RXDP firmware */
14498 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXDP_BIST 0x10a
14499 /* enum: RXDP Test firmware image 1 */
14500 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXDP_TEST_FW_TO_MC_CUT_THROUGH 0x101
14501 /* enum: RXDP Test firmware image 2 */
14502 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXDP_TEST_FW_TO_MC_STORE_FORWARD 0x102
14503 /* enum: RXDP Test firmware image 3 */
14504 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXDP_TEST_FW_TO_MC_STORE_FORWARD_FIRST 0x103
14505 /* enum: RXDP Test firmware image 4 */
14506 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXDP_TEST_EVERY_EVENT_BATCHABLE 0x104
14507 /* enum: RXDP Test firmware image 5 */
14508 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXDP_TEST_BACKPRESSURE 0x105
14509 /* enum: RXDP Test firmware image 6 */
14510 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXDP_TEST_FW_PACKET_EDITS 0x106
14511 /* enum: RXDP Test firmware image 7 */
14512 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXDP_TEST_FW_RX_HDR_SPLIT 0x107
14513 /* enum: RXDP Test firmware image 8 */
14514 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXDP_TEST_FW_DISABLE_DL 0x108
14515 /* enum: RXDP Test firmware image 9 */
14516 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXDP_TEST_FW_DOORBELL_DELAY 0x10b
14517 /* enum: RXDP Test firmware image 10 */
14518 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXDP_TEST_FW_SLOW 0x10c
14519 /* TxDPCPU firmware id. */
14520 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_DPCPU_FW_ID_OFST 6
14521 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_DPCPU_FW_ID_LEN 2
14522 /* enum: Standard TXDP firmware */
14523 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXDP 0x0
14524 /* enum: Low latency TXDP firmware */
14525 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXDP_LOW_LATENCY 0x1
14526 /* enum: High packet rate TXDP firmware */
14527 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXDP_HIGH_PACKET_RATE 0x3
14528 /* enum: Rules engine TXDP firmware */
14529 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXDP_RULES_ENGINE 0x5
14530 /* enum: DPDK TXDP firmware */
14531 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXDP_DPDK 0x6
14532 /* enum: BIST TXDP firmware */
14533 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXDP_BIST 0x12d
14534 /* enum: TXDP Test firmware image 1 */
14535 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXDP_TEST_FW_TSO_EDIT 0x101
14536 /* enum: TXDP Test firmware image 2 */
14537 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXDP_TEST_FW_PACKET_EDITS 0x102
14538 /* enum: TXDP CSR bus test firmware */
14539 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXDP_TEST_FW_CSR 0x103
14540 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_VERSION_OFST 8
14541 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_VERSION_LEN 2
14542 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_VERSION_REV_OFST 8
14543 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_VERSION_REV_LBN 0
14544 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_VERSION_REV_WIDTH 12
14545 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_VERSION_TYPE_OFST 8
14546 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_VERSION_TYPE_LBN 12
14547 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_VERSION_TYPE_WIDTH 4
14548 /* enum: reserved value - do not use (may indicate alternative interpretation
14549  * of REV field in future)
14550  */
14551 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_TYPE_RESERVED 0x0
14552 /* enum: Trivial RX PD firmware for early Huntington development (Huntington
14553  * development only)
14554  */
14555 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_TYPE_FIRST_PKT 0x1
14556 /* enum: RX PD firmware for telemetry prototyping (Medford2 development only)
14557  */
14558 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_TYPE_TESTFW_TELEMETRY 0x1
14559 /* enum: RX PD firmware with approximately Siena-compatible behaviour
14560  * (Huntington development only)
14561  */
14562 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_TYPE_SIENA_COMPAT 0x2
14563 /* enum: Full featured RX PD production firmware */
14564 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_TYPE_FULL_FEATURED 0x3
14565 /* enum: (deprecated original name for the FULL_FEATURED variant) */
14566 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_TYPE_VSWITCH 0x3
14567 /* enum: siena_compat variant RX PD firmware using PM rather than MAC
14568  * (Huntington development only)
14569  */
14570 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_TYPE_SIENA_COMPAT_PM 0x4
14571 /* enum: Low latency RX PD production firmware */
14572 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_TYPE_LOW_LATENCY 0x5
14573 /* enum: Packed stream RX PD production firmware */
14574 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_TYPE_PACKED_STREAM 0x6
14575 /* enum: RX PD firmware handling layer 2 only for high packet rate performance
14576  * tests (Medford development only)
14577  */
14578 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_TYPE_LAYER2_PERF 0x7
14579 /* enum: Rules engine RX PD production firmware */
14580 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_TYPE_RULES_ENGINE 0x8
14581 /* enum: Custom firmware variant (see SF-119495-PD and bug69716) */
14582 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_TYPE_L3XUDP 0x9
14583 /* enum: DPDK RX PD production firmware */
14584 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_TYPE_DPDK 0xa
14585 /* enum: RX PD firmware for GUE parsing prototype (Medford development only) */
14586 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_TYPE_TESTFW_GUE_PROTOTYPE 0xe
14587 /* enum: RX PD firmware parsing but not filtering network overlay tunnel
14588  * encapsulations (Medford development only)
14589  */
14590 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_TYPE_TESTFW_ENCAP_PARSING_ONLY 0xf
14591 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_VERSION_OFST 10
14592 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_VERSION_LEN 2
14593 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_VERSION_REV_OFST 10
14594 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_VERSION_REV_LBN 0
14595 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_VERSION_REV_WIDTH 12
14596 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_VERSION_TYPE_OFST 10
14597 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_VERSION_TYPE_LBN 12
14598 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_VERSION_TYPE_WIDTH 4
14599 /* enum: reserved value - do not use (may indicate alternative interpretation
14600  * of REV field in future)
14601  */
14602 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_TYPE_RESERVED 0x0
14603 /* enum: Trivial TX PD firmware for early Huntington development (Huntington
14604  * development only)
14605  */
14606 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_TYPE_FIRST_PKT 0x1
14607 /* enum: TX PD firmware for telemetry prototyping (Medford2 development only)
14608  */
14609 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_TYPE_TESTFW_TELEMETRY 0x1
14610 /* enum: TX PD firmware with approximately Siena-compatible behaviour
14611  * (Huntington development only)
14612  */
14613 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_TYPE_SIENA_COMPAT 0x2
14614 /* enum: Full featured TX PD production firmware */
14615 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_TYPE_FULL_FEATURED 0x3
14616 /* enum: (deprecated original name for the FULL_FEATURED variant) */
14617 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_TYPE_VSWITCH 0x3
14618 /* enum: siena_compat variant TX PD firmware using PM rather than MAC
14619  * (Huntington development only)
14620  */
14621 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_TYPE_SIENA_COMPAT_PM 0x4
14622 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_TYPE_LOW_LATENCY 0x5 /* enum */
14623 /* enum: TX PD firmware handling layer 2 only for high packet rate performance
14624  * tests (Medford development only)
14625  */
14626 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_TYPE_LAYER2_PERF 0x7
14627 /* enum: Rules engine TX PD production firmware */
14628 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_TYPE_RULES_ENGINE 0x8
14629 /* enum: Custom firmware variant (see SF-119495-PD and bug69716) */
14630 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_TYPE_L3XUDP 0x9
14631 /* enum: DPDK TX PD production firmware */
14632 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_TYPE_DPDK 0xa
14633 /* enum: RX PD firmware for GUE parsing prototype (Medford development only) */
14634 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_TYPE_TESTFW_GUE_PROTOTYPE 0xe
14635 /* Hardware capabilities of NIC */
14636 #define MC_CMD_GET_CAPABILITIES_V4_OUT_HW_CAPABILITIES_OFST 12
14637 #define MC_CMD_GET_CAPABILITIES_V4_OUT_HW_CAPABILITIES_LEN 4
14638 /* Licensed capabilities */
14639 #define MC_CMD_GET_CAPABILITIES_V4_OUT_LICENSE_CAPABILITIES_OFST 16
14640 #define MC_CMD_GET_CAPABILITIES_V4_OUT_LICENSE_CAPABILITIES_LEN 4
14641 /* Second word of flags. Not present on older firmware (check the length). */
14642 #define MC_CMD_GET_CAPABILITIES_V4_OUT_FLAGS2_OFST 20
14643 #define MC_CMD_GET_CAPABILITIES_V4_OUT_FLAGS2_LEN 4
14644 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_TSO_V2_OFST 20
14645 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_TSO_V2_LBN 0
14646 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_TSO_V2_WIDTH 1
14647 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_TSO_V2_ENCAP_OFST 20
14648 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_TSO_V2_ENCAP_LBN 1
14649 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_TSO_V2_ENCAP_WIDTH 1
14650 #define MC_CMD_GET_CAPABILITIES_V4_OUT_EVQ_TIMER_CTRL_OFST 20
14651 #define MC_CMD_GET_CAPABILITIES_V4_OUT_EVQ_TIMER_CTRL_LBN 2
14652 #define MC_CMD_GET_CAPABILITIES_V4_OUT_EVQ_TIMER_CTRL_WIDTH 1
14653 #define MC_CMD_GET_CAPABILITIES_V4_OUT_EVENT_CUT_THROUGH_OFST 20
14654 #define MC_CMD_GET_CAPABILITIES_V4_OUT_EVENT_CUT_THROUGH_LBN 3
14655 #define MC_CMD_GET_CAPABILITIES_V4_OUT_EVENT_CUT_THROUGH_WIDTH 1
14656 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_CUT_THROUGH_OFST 20
14657 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_CUT_THROUGH_LBN 4
14658 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_CUT_THROUGH_WIDTH 1
14659 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_VFIFO_ULL_MODE_OFST 20
14660 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_VFIFO_ULL_MODE_LBN 5
14661 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_VFIFO_ULL_MODE_WIDTH 1
14662 #define MC_CMD_GET_CAPABILITIES_V4_OUT_MAC_STATS_40G_TX_SIZE_BINS_OFST 20
14663 #define MC_CMD_GET_CAPABILITIES_V4_OUT_MAC_STATS_40G_TX_SIZE_BINS_LBN 6
14664 #define MC_CMD_GET_CAPABILITIES_V4_OUT_MAC_STATS_40G_TX_SIZE_BINS_WIDTH 1
14665 #define MC_CMD_GET_CAPABILITIES_V4_OUT_INIT_EVQ_TYPE_SUPPORTED_OFST 20
14666 #define MC_CMD_GET_CAPABILITIES_V4_OUT_INIT_EVQ_TYPE_SUPPORTED_LBN 7
14667 #define MC_CMD_GET_CAPABILITIES_V4_OUT_INIT_EVQ_TYPE_SUPPORTED_WIDTH 1
14668 #define MC_CMD_GET_CAPABILITIES_V4_OUT_INIT_EVQ_V2_OFST 20
14669 #define MC_CMD_GET_CAPABILITIES_V4_OUT_INIT_EVQ_V2_LBN 7
14670 #define MC_CMD_GET_CAPABILITIES_V4_OUT_INIT_EVQ_V2_WIDTH 1
14671 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_MAC_TIMESTAMPING_OFST 20
14672 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_MAC_TIMESTAMPING_LBN 8
14673 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_MAC_TIMESTAMPING_WIDTH 1
14674 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_TIMESTAMP_OFST 20
14675 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_TIMESTAMP_LBN 9
14676 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_TIMESTAMP_WIDTH 1
14677 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_SNIFF_OFST 20
14678 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_SNIFF_LBN 10
14679 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_SNIFF_WIDTH 1
14680 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_SNIFF_OFST 20
14681 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_SNIFF_LBN 11
14682 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_SNIFF_WIDTH 1
14683 #define MC_CMD_GET_CAPABILITIES_V4_OUT_NVRAM_UPDATE_REPORT_VERIFY_RESULT_OFST 20
14684 #define MC_CMD_GET_CAPABILITIES_V4_OUT_NVRAM_UPDATE_REPORT_VERIFY_RESULT_LBN 12
14685 #define MC_CMD_GET_CAPABILITIES_V4_OUT_NVRAM_UPDATE_REPORT_VERIFY_RESULT_WIDTH 1
14686 #define MC_CMD_GET_CAPABILITIES_V4_OUT_MCDI_BACKGROUND_OFST 20
14687 #define MC_CMD_GET_CAPABILITIES_V4_OUT_MCDI_BACKGROUND_LBN 13
14688 #define MC_CMD_GET_CAPABILITIES_V4_OUT_MCDI_BACKGROUND_WIDTH 1
14689 #define MC_CMD_GET_CAPABILITIES_V4_OUT_MCDI_DB_RETURN_OFST 20
14690 #define MC_CMD_GET_CAPABILITIES_V4_OUT_MCDI_DB_RETURN_LBN 14
14691 #define MC_CMD_GET_CAPABILITIES_V4_OUT_MCDI_DB_RETURN_WIDTH 1
14692 #define MC_CMD_GET_CAPABILITIES_V4_OUT_CTPIO_OFST 20
14693 #define MC_CMD_GET_CAPABILITIES_V4_OUT_CTPIO_LBN 15
14694 #define MC_CMD_GET_CAPABILITIES_V4_OUT_CTPIO_WIDTH 1
14695 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TSA_SUPPORT_OFST 20
14696 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TSA_SUPPORT_LBN 16
14697 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TSA_SUPPORT_WIDTH 1
14698 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TSA_BOUND_OFST 20
14699 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TSA_BOUND_LBN 17
14700 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TSA_BOUND_WIDTH 1
14701 #define MC_CMD_GET_CAPABILITIES_V4_OUT_SF_ADAPTER_AUTHENTICATION_OFST 20
14702 #define MC_CMD_GET_CAPABILITIES_V4_OUT_SF_ADAPTER_AUTHENTICATION_LBN 18
14703 #define MC_CMD_GET_CAPABILITIES_V4_OUT_SF_ADAPTER_AUTHENTICATION_WIDTH 1
14704 #define MC_CMD_GET_CAPABILITIES_V4_OUT_FILTER_ACTION_FLAG_OFST 20
14705 #define MC_CMD_GET_CAPABILITIES_V4_OUT_FILTER_ACTION_FLAG_LBN 19
14706 #define MC_CMD_GET_CAPABILITIES_V4_OUT_FILTER_ACTION_FLAG_WIDTH 1
14707 #define MC_CMD_GET_CAPABILITIES_V4_OUT_FILTER_ACTION_MARK_OFST 20
14708 #define MC_CMD_GET_CAPABILITIES_V4_OUT_FILTER_ACTION_MARK_LBN 20
14709 #define MC_CMD_GET_CAPABILITIES_V4_OUT_FILTER_ACTION_MARK_WIDTH 1
14710 #define MC_CMD_GET_CAPABILITIES_V4_OUT_EQUAL_STRIDE_SUPER_BUFFER_OFST 20
14711 #define MC_CMD_GET_CAPABILITIES_V4_OUT_EQUAL_STRIDE_SUPER_BUFFER_LBN 21
14712 #define MC_CMD_GET_CAPABILITIES_V4_OUT_EQUAL_STRIDE_SUPER_BUFFER_WIDTH 1
14713 #define MC_CMD_GET_CAPABILITIES_V4_OUT_EQUAL_STRIDE_PACKED_STREAM_OFST 20
14714 #define MC_CMD_GET_CAPABILITIES_V4_OUT_EQUAL_STRIDE_PACKED_STREAM_LBN 21
14715 #define MC_CMD_GET_CAPABILITIES_V4_OUT_EQUAL_STRIDE_PACKED_STREAM_WIDTH 1
14716 #define MC_CMD_GET_CAPABILITIES_V4_OUT_L3XUDP_SUPPORT_OFST 20
14717 #define MC_CMD_GET_CAPABILITIES_V4_OUT_L3XUDP_SUPPORT_LBN 22
14718 #define MC_CMD_GET_CAPABILITIES_V4_OUT_L3XUDP_SUPPORT_WIDTH 1
14719 #define MC_CMD_GET_CAPABILITIES_V4_OUT_FW_SUBVARIANT_NO_TX_CSUM_OFST 20
14720 #define MC_CMD_GET_CAPABILITIES_V4_OUT_FW_SUBVARIANT_NO_TX_CSUM_LBN 23
14721 #define MC_CMD_GET_CAPABILITIES_V4_OUT_FW_SUBVARIANT_NO_TX_CSUM_WIDTH 1
14722 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VI_SPREADING_OFST 20
14723 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VI_SPREADING_LBN 24
14724 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VI_SPREADING_WIDTH 1
14725 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXDP_HLB_IDLE_OFST 20
14726 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXDP_HLB_IDLE_LBN 25
14727 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXDP_HLB_IDLE_WIDTH 1
14728 #define MC_CMD_GET_CAPABILITIES_V4_OUT_INIT_RXQ_NO_CONT_EV_OFST 20
14729 #define MC_CMD_GET_CAPABILITIES_V4_OUT_INIT_RXQ_NO_CONT_EV_LBN 26
14730 #define MC_CMD_GET_CAPABILITIES_V4_OUT_INIT_RXQ_NO_CONT_EV_WIDTH 1
14731 #define MC_CMD_GET_CAPABILITIES_V4_OUT_INIT_RXQ_WITH_BUFFER_SIZE_OFST 20
14732 #define MC_CMD_GET_CAPABILITIES_V4_OUT_INIT_RXQ_WITH_BUFFER_SIZE_LBN 27
14733 #define MC_CMD_GET_CAPABILITIES_V4_OUT_INIT_RXQ_WITH_BUFFER_SIZE_WIDTH 1
14734 #define MC_CMD_GET_CAPABILITIES_V4_OUT_BUNDLE_UPDATE_OFST 20
14735 #define MC_CMD_GET_CAPABILITIES_V4_OUT_BUNDLE_UPDATE_LBN 28
14736 #define MC_CMD_GET_CAPABILITIES_V4_OUT_BUNDLE_UPDATE_WIDTH 1
14737 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_TSO_V3_OFST 20
14738 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_TSO_V3_LBN 29
14739 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_TSO_V3_WIDTH 1
14740 #define MC_CMD_GET_CAPABILITIES_V4_OUT_DYNAMIC_SENSORS_OFST 20
14741 #define MC_CMD_GET_CAPABILITIES_V4_OUT_DYNAMIC_SENSORS_LBN 30
14742 #define MC_CMD_GET_CAPABILITIES_V4_OUT_DYNAMIC_SENSORS_WIDTH 1
14743 #define MC_CMD_GET_CAPABILITIES_V4_OUT_NVRAM_UPDATE_POLL_VERIFY_RESULT_OFST 20
14744 #define MC_CMD_GET_CAPABILITIES_V4_OUT_NVRAM_UPDATE_POLL_VERIFY_RESULT_LBN 31
14745 #define MC_CMD_GET_CAPABILITIES_V4_OUT_NVRAM_UPDATE_POLL_VERIFY_RESULT_WIDTH 1
14746 /* Number of FATSOv2 contexts per datapath supported by this NIC (when
14747  * TX_TSO_V2 == 1). Not present on older firmware (check the length).
14748  */
14749 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_TSO_V2_N_CONTEXTS_OFST 24
14750 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_TSO_V2_N_CONTEXTS_LEN 2
14751 /* One byte per PF containing the number of the external port assigned to this
14752  * PF, indexed by PF number. Special values indicate that a PF is either not
14753  * present or not assigned.
14754  */
14755 #define MC_CMD_GET_CAPABILITIES_V4_OUT_PFS_TO_PORTS_ASSIGNMENT_OFST 26
14756 #define MC_CMD_GET_CAPABILITIES_V4_OUT_PFS_TO_PORTS_ASSIGNMENT_LEN 1
14757 #define MC_CMD_GET_CAPABILITIES_V4_OUT_PFS_TO_PORTS_ASSIGNMENT_NUM 16
14758 /* enum: The caller is not permitted to access information on this PF. */
14759 #define MC_CMD_GET_CAPABILITIES_V4_OUT_ACCESS_NOT_PERMITTED 0xff
14760 /* enum: PF does not exist. */
14761 #define MC_CMD_GET_CAPABILITIES_V4_OUT_PF_NOT_PRESENT 0xfe
14762 /* enum: PF does exist but is not assigned to any external port. */
14763 #define MC_CMD_GET_CAPABILITIES_V4_OUT_PF_NOT_ASSIGNED 0xfd
14764 /* enum: This value indicates that PF is assigned, but it cannot be expressed
14765  * in this field. It is intended for a possible future situation where a more
14766  * complex scheme of PFs to ports mapping is being used. The future driver
14767  * should look for a new field supporting the new scheme. The current/old
14768  * driver should treat this value as PF_NOT_ASSIGNED.
14769  */
14770 #define MC_CMD_GET_CAPABILITIES_V4_OUT_INCOMPATIBLE_ASSIGNMENT 0xfc
14771 /* One byte per PF containing the number of its VFs, indexed by PF number. A
14772  * special value indicates that a PF is not present.
14773  */
14774 #define MC_CMD_GET_CAPABILITIES_V4_OUT_NUM_VFS_PER_PF_OFST 42
14775 #define MC_CMD_GET_CAPABILITIES_V4_OUT_NUM_VFS_PER_PF_LEN 1
14776 #define MC_CMD_GET_CAPABILITIES_V4_OUT_NUM_VFS_PER_PF_NUM 16
14777 /* enum: The caller is not permitted to access information on this PF. */
14778 /*               MC_CMD_GET_CAPABILITIES_V4_OUT_ACCESS_NOT_PERMITTED 0xff */
14779 /* enum: PF does not exist. */
14780 /*               MC_CMD_GET_CAPABILITIES_V4_OUT_PF_NOT_PRESENT 0xfe */
14781 /* Number of VIs available for each external port */
14782 #define MC_CMD_GET_CAPABILITIES_V4_OUT_NUM_VIS_PER_PORT_OFST 58
14783 #define MC_CMD_GET_CAPABILITIES_V4_OUT_NUM_VIS_PER_PORT_LEN 2
14784 #define MC_CMD_GET_CAPABILITIES_V4_OUT_NUM_VIS_PER_PORT_NUM 4
14785 /* Size of RX descriptor cache expressed as binary logarithm The actual size
14786  * equals (2 ^ RX_DESC_CACHE_SIZE)
14787  */
14788 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_DESC_CACHE_SIZE_OFST 66
14789 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_DESC_CACHE_SIZE_LEN 1
14790 /* Size of TX descriptor cache expressed as binary logarithm The actual size
14791  * equals (2 ^ TX_DESC_CACHE_SIZE)
14792  */
14793 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_DESC_CACHE_SIZE_OFST 67
14794 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_DESC_CACHE_SIZE_LEN 1
14795 /* Total number of available PIO buffers */
14796 #define MC_CMD_GET_CAPABILITIES_V4_OUT_NUM_PIO_BUFFS_OFST 68
14797 #define MC_CMD_GET_CAPABILITIES_V4_OUT_NUM_PIO_BUFFS_LEN 2
14798 /* Size of a single PIO buffer */
14799 #define MC_CMD_GET_CAPABILITIES_V4_OUT_SIZE_PIO_BUFF_OFST 70
14800 #define MC_CMD_GET_CAPABILITIES_V4_OUT_SIZE_PIO_BUFF_LEN 2
14801 /* On chips later than Medford the amount of address space assigned to each VI
14802  * is configurable. This is a global setting that the driver must query to
14803  * discover the VI to address mapping. Cut-through PIO (CTPIO) is not available
14804  * with 8k VI windows.
14805  */
14806 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VI_WINDOW_MODE_OFST 72
14807 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VI_WINDOW_MODE_LEN 1
14808 /* enum: Each VI occupies 8k as on Huntington and Medford. PIO is at offset 4k.
14809  * CTPIO is not mapped.
14810  */
14811 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VI_WINDOW_MODE_8K 0x0
14812 /* enum: Each VI occupies 16k. PIO is at offset 4k. CTPIO is at offset 12k. */
14813 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VI_WINDOW_MODE_16K 0x1
14814 /* enum: Each VI occupies 64k. PIO is at offset 4k. CTPIO is at offset 12k. */
14815 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VI_WINDOW_MODE_64K 0x2
14816 /* Number of vFIFOs per adapter that can be used for VFIFO Stuffing
14817  * (SF-115995-SW) in the present configuration of firmware and port mode.
14818  */
14819 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VFIFO_STUFFING_NUM_VFIFOS_OFST 73
14820 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VFIFO_STUFFING_NUM_VFIFOS_LEN 1
14821 /* Number of buffers per adapter that can be used for VFIFO Stuffing
14822  * (SF-115995-SW) in the present configuration of firmware and port mode.
14823  */
14824 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VFIFO_STUFFING_NUM_CP_BUFFERS_OFST 74
14825 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VFIFO_STUFFING_NUM_CP_BUFFERS_LEN 2
14826 /* Entry count in the MAC stats array, including the final GENERATION_END
14827  * entry. For MAC stats DMA, drivers should allocate a buffer large enough to
14828  * hold at least this many 64-bit stats values, if they wish to receive all
14829  * available stats. If the buffer is shorter than MAC_STATS_NUM_STATS * 8, the
14830  * stats array returned will be truncated.
14831  */
14832 #define MC_CMD_GET_CAPABILITIES_V4_OUT_MAC_STATS_NUM_STATS_OFST 76
14833 #define MC_CMD_GET_CAPABILITIES_V4_OUT_MAC_STATS_NUM_STATS_LEN 2
14834
14835 /* MC_CMD_GET_CAPABILITIES_V5_OUT msgresponse */
14836 #define MC_CMD_GET_CAPABILITIES_V5_OUT_LEN 84
14837 /* First word of flags. */
14838 #define MC_CMD_GET_CAPABILITIES_V5_OUT_FLAGS1_OFST 0
14839 #define MC_CMD_GET_CAPABILITIES_V5_OUT_FLAGS1_LEN 4
14840 #define MC_CMD_GET_CAPABILITIES_V5_OUT_VPORT_RECONFIGURE_OFST 0
14841 #define MC_CMD_GET_CAPABILITIES_V5_OUT_VPORT_RECONFIGURE_LBN 3
14842 #define MC_CMD_GET_CAPABILITIES_V5_OUT_VPORT_RECONFIGURE_WIDTH 1
14843 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_STRIPING_OFST 0
14844 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_STRIPING_LBN 4
14845 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_STRIPING_WIDTH 1
14846 #define MC_CMD_GET_CAPABILITIES_V5_OUT_VADAPTOR_QUERY_OFST 0
14847 #define MC_CMD_GET_CAPABILITIES_V5_OUT_VADAPTOR_QUERY_LBN 5
14848 #define MC_CMD_GET_CAPABILITIES_V5_OUT_VADAPTOR_QUERY_WIDTH 1
14849 #define MC_CMD_GET_CAPABILITIES_V5_OUT_EVB_PORT_VLAN_RESTRICT_OFST 0
14850 #define MC_CMD_GET_CAPABILITIES_V5_OUT_EVB_PORT_VLAN_RESTRICT_LBN 6
14851 #define MC_CMD_GET_CAPABILITIES_V5_OUT_EVB_PORT_VLAN_RESTRICT_WIDTH 1
14852 #define MC_CMD_GET_CAPABILITIES_V5_OUT_DRV_ATTACH_PREBOOT_OFST 0
14853 #define MC_CMD_GET_CAPABILITIES_V5_OUT_DRV_ATTACH_PREBOOT_LBN 7
14854 #define MC_CMD_GET_CAPABILITIES_V5_OUT_DRV_ATTACH_PREBOOT_WIDTH 1
14855 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_FORCE_EVENT_MERGING_OFST 0
14856 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_FORCE_EVENT_MERGING_LBN 8
14857 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_FORCE_EVENT_MERGING_WIDTH 1
14858 #define MC_CMD_GET_CAPABILITIES_V5_OUT_SET_MAC_ENHANCED_OFST 0
14859 #define MC_CMD_GET_CAPABILITIES_V5_OUT_SET_MAC_ENHANCED_LBN 9
14860 #define MC_CMD_GET_CAPABILITIES_V5_OUT_SET_MAC_ENHANCED_WIDTH 1
14861 #define MC_CMD_GET_CAPABILITIES_V5_OUT_UNKNOWN_UCAST_DST_FILTER_ALWAYS_MULTI_RECIPIENT_OFST 0
14862 #define MC_CMD_GET_CAPABILITIES_V5_OUT_UNKNOWN_UCAST_DST_FILTER_ALWAYS_MULTI_RECIPIENT_LBN 10
14863 #define MC_CMD_GET_CAPABILITIES_V5_OUT_UNKNOWN_UCAST_DST_FILTER_ALWAYS_MULTI_RECIPIENT_WIDTH 1
14864 #define MC_CMD_GET_CAPABILITIES_V5_OUT_VADAPTOR_PERMIT_SET_MAC_WHEN_FILTERS_INSTALLED_OFST 0
14865 #define MC_CMD_GET_CAPABILITIES_V5_OUT_VADAPTOR_PERMIT_SET_MAC_WHEN_FILTERS_INSTALLED_LBN 11
14866 #define MC_CMD_GET_CAPABILITIES_V5_OUT_VADAPTOR_PERMIT_SET_MAC_WHEN_FILTERS_INSTALLED_WIDTH 1
14867 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_MAC_SECURITY_FILTERING_OFST 0
14868 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_MAC_SECURITY_FILTERING_LBN 12
14869 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_MAC_SECURITY_FILTERING_WIDTH 1
14870 #define MC_CMD_GET_CAPABILITIES_V5_OUT_ADDITIONAL_RSS_MODES_OFST 0
14871 #define MC_CMD_GET_CAPABILITIES_V5_OUT_ADDITIONAL_RSS_MODES_LBN 13
14872 #define MC_CMD_GET_CAPABILITIES_V5_OUT_ADDITIONAL_RSS_MODES_WIDTH 1
14873 #define MC_CMD_GET_CAPABILITIES_V5_OUT_QBB_OFST 0
14874 #define MC_CMD_GET_CAPABILITIES_V5_OUT_QBB_LBN 14
14875 #define MC_CMD_GET_CAPABILITIES_V5_OUT_QBB_WIDTH 1
14876 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_PACKED_STREAM_VAR_BUFFERS_OFST 0
14877 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_PACKED_STREAM_VAR_BUFFERS_LBN 15
14878 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_PACKED_STREAM_VAR_BUFFERS_WIDTH 1
14879 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_RSS_LIMITED_OFST 0
14880 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_RSS_LIMITED_LBN 16
14881 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_RSS_LIMITED_WIDTH 1
14882 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_PACKED_STREAM_OFST 0
14883 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_PACKED_STREAM_LBN 17
14884 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_PACKED_STREAM_WIDTH 1
14885 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_INCLUDE_FCS_OFST 0
14886 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_INCLUDE_FCS_LBN 18
14887 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_INCLUDE_FCS_WIDTH 1
14888 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_VLAN_INSERTION_OFST 0
14889 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_VLAN_INSERTION_LBN 19
14890 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_VLAN_INSERTION_WIDTH 1
14891 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_VLAN_STRIPPING_OFST 0
14892 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_VLAN_STRIPPING_LBN 20
14893 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_VLAN_STRIPPING_WIDTH 1
14894 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_TSO_OFST 0
14895 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_TSO_LBN 21
14896 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_TSO_WIDTH 1
14897 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_PREFIX_LEN_0_OFST 0
14898 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_PREFIX_LEN_0_LBN 22
14899 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_PREFIX_LEN_0_WIDTH 1
14900 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_PREFIX_LEN_14_OFST 0
14901 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_PREFIX_LEN_14_LBN 23
14902 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_PREFIX_LEN_14_WIDTH 1
14903 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_TIMESTAMP_OFST 0
14904 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_TIMESTAMP_LBN 24
14905 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_TIMESTAMP_WIDTH 1
14906 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_BATCHING_OFST 0
14907 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_BATCHING_LBN 25
14908 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_BATCHING_WIDTH 1
14909 #define MC_CMD_GET_CAPABILITIES_V5_OUT_MCAST_FILTER_CHAINING_OFST 0
14910 #define MC_CMD_GET_CAPABILITIES_V5_OUT_MCAST_FILTER_CHAINING_LBN 26
14911 #define MC_CMD_GET_CAPABILITIES_V5_OUT_MCAST_FILTER_CHAINING_WIDTH 1
14912 #define MC_CMD_GET_CAPABILITIES_V5_OUT_PM_AND_RXDP_COUNTERS_OFST 0
14913 #define MC_CMD_GET_CAPABILITIES_V5_OUT_PM_AND_RXDP_COUNTERS_LBN 27
14914 #define MC_CMD_GET_CAPABILITIES_V5_OUT_PM_AND_RXDP_COUNTERS_WIDTH 1
14915 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_DISABLE_SCATTER_OFST 0
14916 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_DISABLE_SCATTER_LBN 28
14917 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_DISABLE_SCATTER_WIDTH 1
14918 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_MCAST_UDP_LOOPBACK_OFST 0
14919 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_MCAST_UDP_LOOPBACK_LBN 29
14920 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_MCAST_UDP_LOOPBACK_WIDTH 1
14921 #define MC_CMD_GET_CAPABILITIES_V5_OUT_EVB_OFST 0
14922 #define MC_CMD_GET_CAPABILITIES_V5_OUT_EVB_LBN 30
14923 #define MC_CMD_GET_CAPABILITIES_V5_OUT_EVB_WIDTH 1
14924 #define MC_CMD_GET_CAPABILITIES_V5_OUT_VXLAN_NVGRE_OFST 0
14925 #define MC_CMD_GET_CAPABILITIES_V5_OUT_VXLAN_NVGRE_LBN 31
14926 #define MC_CMD_GET_CAPABILITIES_V5_OUT_VXLAN_NVGRE_WIDTH 1
14927 /* RxDPCPU firmware id. */
14928 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_DPCPU_FW_ID_OFST 4
14929 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_DPCPU_FW_ID_LEN 2
14930 /* enum: Standard RXDP firmware */
14931 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXDP 0x0
14932 /* enum: Low latency RXDP firmware */
14933 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXDP_LOW_LATENCY 0x1
14934 /* enum: Packed stream RXDP firmware */
14935 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXDP_PACKED_STREAM 0x2
14936 /* enum: Rules engine RXDP firmware */
14937 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXDP_RULES_ENGINE 0x5
14938 /* enum: DPDK RXDP firmware */
14939 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXDP_DPDK 0x6
14940 /* enum: BIST RXDP firmware */
14941 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXDP_BIST 0x10a
14942 /* enum: RXDP Test firmware image 1 */
14943 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXDP_TEST_FW_TO_MC_CUT_THROUGH 0x101
14944 /* enum: RXDP Test firmware image 2 */
14945 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXDP_TEST_FW_TO_MC_STORE_FORWARD 0x102
14946 /* enum: RXDP Test firmware image 3 */
14947 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXDP_TEST_FW_TO_MC_STORE_FORWARD_FIRST 0x103
14948 /* enum: RXDP Test firmware image 4 */
14949 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXDP_TEST_EVERY_EVENT_BATCHABLE 0x104
14950 /* enum: RXDP Test firmware image 5 */
14951 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXDP_TEST_BACKPRESSURE 0x105
14952 /* enum: RXDP Test firmware image 6 */
14953 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXDP_TEST_FW_PACKET_EDITS 0x106
14954 /* enum: RXDP Test firmware image 7 */
14955 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXDP_TEST_FW_RX_HDR_SPLIT 0x107
14956 /* enum: RXDP Test firmware image 8 */
14957 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXDP_TEST_FW_DISABLE_DL 0x108
14958 /* enum: RXDP Test firmware image 9 */
14959 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXDP_TEST_FW_DOORBELL_DELAY 0x10b
14960 /* enum: RXDP Test firmware image 10 */
14961 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXDP_TEST_FW_SLOW 0x10c
14962 /* TxDPCPU firmware id. */
14963 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_DPCPU_FW_ID_OFST 6
14964 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_DPCPU_FW_ID_LEN 2
14965 /* enum: Standard TXDP firmware */
14966 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXDP 0x0
14967 /* enum: Low latency TXDP firmware */
14968 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXDP_LOW_LATENCY 0x1
14969 /* enum: High packet rate TXDP firmware */
14970 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXDP_HIGH_PACKET_RATE 0x3
14971 /* enum: Rules engine TXDP firmware */
14972 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXDP_RULES_ENGINE 0x5
14973 /* enum: DPDK TXDP firmware */
14974 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXDP_DPDK 0x6
14975 /* enum: BIST TXDP firmware */
14976 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXDP_BIST 0x12d
14977 /* enum: TXDP Test firmware image 1 */
14978 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXDP_TEST_FW_TSO_EDIT 0x101
14979 /* enum: TXDP Test firmware image 2 */
14980 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXDP_TEST_FW_PACKET_EDITS 0x102
14981 /* enum: TXDP CSR bus test firmware */
14982 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXDP_TEST_FW_CSR 0x103
14983 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXPD_FW_VERSION_OFST 8
14984 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXPD_FW_VERSION_LEN 2
14985 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXPD_FW_VERSION_REV_OFST 8
14986 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXPD_FW_VERSION_REV_LBN 0
14987 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXPD_FW_VERSION_REV_WIDTH 12
14988 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXPD_FW_VERSION_TYPE_OFST 8
14989 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXPD_FW_VERSION_TYPE_LBN 12
14990 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXPD_FW_VERSION_TYPE_WIDTH 4
14991 /* enum: reserved value - do not use (may indicate alternative interpretation
14992  * of REV field in future)
14993  */
14994 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXPD_FW_TYPE_RESERVED 0x0
14995 /* enum: Trivial RX PD firmware for early Huntington development (Huntington
14996  * development only)
14997  */
14998 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXPD_FW_TYPE_FIRST_PKT 0x1
14999 /* enum: RX PD firmware for telemetry prototyping (Medford2 development only)
15000  */
15001 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXPD_FW_TYPE_TESTFW_TELEMETRY 0x1
15002 /* enum: RX PD firmware with approximately Siena-compatible behaviour
15003  * (Huntington development only)
15004  */
15005 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXPD_FW_TYPE_SIENA_COMPAT 0x2
15006 /* enum: Full featured RX PD production firmware */
15007 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXPD_FW_TYPE_FULL_FEATURED 0x3
15008 /* enum: (deprecated original name for the FULL_FEATURED variant) */
15009 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXPD_FW_TYPE_VSWITCH 0x3
15010 /* enum: siena_compat variant RX PD firmware using PM rather than MAC
15011  * (Huntington development only)
15012  */
15013 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXPD_FW_TYPE_SIENA_COMPAT_PM 0x4
15014 /* enum: Low latency RX PD production firmware */
15015 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXPD_FW_TYPE_LOW_LATENCY 0x5
15016 /* enum: Packed stream RX PD production firmware */
15017 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXPD_FW_TYPE_PACKED_STREAM 0x6
15018 /* enum: RX PD firmware handling layer 2 only for high packet rate performance
15019  * tests (Medford development only)
15020  */
15021 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXPD_FW_TYPE_LAYER2_PERF 0x7
15022 /* enum: Rules engine RX PD production firmware */
15023 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXPD_FW_TYPE_RULES_ENGINE 0x8
15024 /* enum: Custom firmware variant (see SF-119495-PD and bug69716) */
15025 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXPD_FW_TYPE_L3XUDP 0x9
15026 /* enum: DPDK RX PD production firmware */
15027 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXPD_FW_TYPE_DPDK 0xa
15028 /* enum: RX PD firmware for GUE parsing prototype (Medford development only) */
15029 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXPD_FW_TYPE_TESTFW_GUE_PROTOTYPE 0xe
15030 /* enum: RX PD firmware parsing but not filtering network overlay tunnel
15031  * encapsulations (Medford development only)
15032  */
15033 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXPD_FW_TYPE_TESTFW_ENCAP_PARSING_ONLY 0xf
15034 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXPD_FW_VERSION_OFST 10
15035 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXPD_FW_VERSION_LEN 2
15036 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXPD_FW_VERSION_REV_OFST 10
15037 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXPD_FW_VERSION_REV_LBN 0
15038 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXPD_FW_VERSION_REV_WIDTH 12
15039 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXPD_FW_VERSION_TYPE_OFST 10
15040 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXPD_FW_VERSION_TYPE_LBN 12
15041 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXPD_FW_VERSION_TYPE_WIDTH 4
15042 /* enum: reserved value - do not use (may indicate alternative interpretation
15043  * of REV field in future)
15044  */
15045 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXPD_FW_TYPE_RESERVED 0x0
15046 /* enum: Trivial TX PD firmware for early Huntington development (Huntington
15047  * development only)
15048  */
15049 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXPD_FW_TYPE_FIRST_PKT 0x1
15050 /* enum: TX PD firmware for telemetry prototyping (Medford2 development only)
15051  */
15052 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXPD_FW_TYPE_TESTFW_TELEMETRY 0x1
15053 /* enum: TX PD firmware with approximately Siena-compatible behaviour
15054  * (Huntington development only)
15055  */
15056 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXPD_FW_TYPE_SIENA_COMPAT 0x2
15057 /* enum: Full featured TX PD production firmware */
15058 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXPD_FW_TYPE_FULL_FEATURED 0x3
15059 /* enum: (deprecated original name for the FULL_FEATURED variant) */
15060 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXPD_FW_TYPE_VSWITCH 0x3
15061 /* enum: siena_compat variant TX PD firmware using PM rather than MAC
15062  * (Huntington development only)
15063  */
15064 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXPD_FW_TYPE_SIENA_COMPAT_PM 0x4
15065 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXPD_FW_TYPE_LOW_LATENCY 0x5 /* enum */
15066 /* enum: TX PD firmware handling layer 2 only for high packet rate performance
15067  * tests (Medford development only)
15068  */
15069 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXPD_FW_TYPE_LAYER2_PERF 0x7
15070 /* enum: Rules engine TX PD production firmware */
15071 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXPD_FW_TYPE_RULES_ENGINE 0x8
15072 /* enum: Custom firmware variant (see SF-119495-PD and bug69716) */
15073 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXPD_FW_TYPE_L3XUDP 0x9
15074 /* enum: DPDK TX PD production firmware */
15075 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXPD_FW_TYPE_DPDK 0xa
15076 /* enum: RX PD firmware for GUE parsing prototype (Medford development only) */
15077 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXPD_FW_TYPE_TESTFW_GUE_PROTOTYPE 0xe
15078 /* Hardware capabilities of NIC */
15079 #define MC_CMD_GET_CAPABILITIES_V5_OUT_HW_CAPABILITIES_OFST 12
15080 #define MC_CMD_GET_CAPABILITIES_V5_OUT_HW_CAPABILITIES_LEN 4
15081 /* Licensed capabilities */
15082 #define MC_CMD_GET_CAPABILITIES_V5_OUT_LICENSE_CAPABILITIES_OFST 16
15083 #define MC_CMD_GET_CAPABILITIES_V5_OUT_LICENSE_CAPABILITIES_LEN 4
15084 /* Second word of flags. Not present on older firmware (check the length). */
15085 #define MC_CMD_GET_CAPABILITIES_V5_OUT_FLAGS2_OFST 20
15086 #define MC_CMD_GET_CAPABILITIES_V5_OUT_FLAGS2_LEN 4
15087 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_TSO_V2_OFST 20
15088 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_TSO_V2_LBN 0
15089 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_TSO_V2_WIDTH 1
15090 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_TSO_V2_ENCAP_OFST 20
15091 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_TSO_V2_ENCAP_LBN 1
15092 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_TSO_V2_ENCAP_WIDTH 1
15093 #define MC_CMD_GET_CAPABILITIES_V5_OUT_EVQ_TIMER_CTRL_OFST 20
15094 #define MC_CMD_GET_CAPABILITIES_V5_OUT_EVQ_TIMER_CTRL_LBN 2
15095 #define MC_CMD_GET_CAPABILITIES_V5_OUT_EVQ_TIMER_CTRL_WIDTH 1
15096 #define MC_CMD_GET_CAPABILITIES_V5_OUT_EVENT_CUT_THROUGH_OFST 20
15097 #define MC_CMD_GET_CAPABILITIES_V5_OUT_EVENT_CUT_THROUGH_LBN 3
15098 #define MC_CMD_GET_CAPABILITIES_V5_OUT_EVENT_CUT_THROUGH_WIDTH 1
15099 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_CUT_THROUGH_OFST 20
15100 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_CUT_THROUGH_LBN 4
15101 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_CUT_THROUGH_WIDTH 1
15102 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_VFIFO_ULL_MODE_OFST 20
15103 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_VFIFO_ULL_MODE_LBN 5
15104 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_VFIFO_ULL_MODE_WIDTH 1
15105 #define MC_CMD_GET_CAPABILITIES_V5_OUT_MAC_STATS_40G_TX_SIZE_BINS_OFST 20
15106 #define MC_CMD_GET_CAPABILITIES_V5_OUT_MAC_STATS_40G_TX_SIZE_BINS_LBN 6
15107 #define MC_CMD_GET_CAPABILITIES_V5_OUT_MAC_STATS_40G_TX_SIZE_BINS_WIDTH 1
15108 #define MC_CMD_GET_CAPABILITIES_V5_OUT_INIT_EVQ_TYPE_SUPPORTED_OFST 20
15109 #define MC_CMD_GET_CAPABILITIES_V5_OUT_INIT_EVQ_TYPE_SUPPORTED_LBN 7
15110 #define MC_CMD_GET_CAPABILITIES_V5_OUT_INIT_EVQ_TYPE_SUPPORTED_WIDTH 1
15111 #define MC_CMD_GET_CAPABILITIES_V5_OUT_INIT_EVQ_V2_OFST 20
15112 #define MC_CMD_GET_CAPABILITIES_V5_OUT_INIT_EVQ_V2_LBN 7
15113 #define MC_CMD_GET_CAPABILITIES_V5_OUT_INIT_EVQ_V2_WIDTH 1
15114 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_MAC_TIMESTAMPING_OFST 20
15115 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_MAC_TIMESTAMPING_LBN 8
15116 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_MAC_TIMESTAMPING_WIDTH 1
15117 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_TIMESTAMP_OFST 20
15118 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_TIMESTAMP_LBN 9
15119 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_TIMESTAMP_WIDTH 1
15120 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_SNIFF_OFST 20
15121 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_SNIFF_LBN 10
15122 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_SNIFF_WIDTH 1
15123 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_SNIFF_OFST 20
15124 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_SNIFF_LBN 11
15125 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_SNIFF_WIDTH 1
15126 #define MC_CMD_GET_CAPABILITIES_V5_OUT_NVRAM_UPDATE_REPORT_VERIFY_RESULT_OFST 20
15127 #define MC_CMD_GET_CAPABILITIES_V5_OUT_NVRAM_UPDATE_REPORT_VERIFY_RESULT_LBN 12
15128 #define MC_CMD_GET_CAPABILITIES_V5_OUT_NVRAM_UPDATE_REPORT_VERIFY_RESULT_WIDTH 1
15129 #define MC_CMD_GET_CAPABILITIES_V5_OUT_MCDI_BACKGROUND_OFST 20
15130 #define MC_CMD_GET_CAPABILITIES_V5_OUT_MCDI_BACKGROUND_LBN 13
15131 #define MC_CMD_GET_CAPABILITIES_V5_OUT_MCDI_BACKGROUND_WIDTH 1
15132 #define MC_CMD_GET_CAPABILITIES_V5_OUT_MCDI_DB_RETURN_OFST 20
15133 #define MC_CMD_GET_CAPABILITIES_V5_OUT_MCDI_DB_RETURN_LBN 14
15134 #define MC_CMD_GET_CAPABILITIES_V5_OUT_MCDI_DB_RETURN_WIDTH 1
15135 #define MC_CMD_GET_CAPABILITIES_V5_OUT_CTPIO_OFST 20
15136 #define MC_CMD_GET_CAPABILITIES_V5_OUT_CTPIO_LBN 15
15137 #define MC_CMD_GET_CAPABILITIES_V5_OUT_CTPIO_WIDTH 1
15138 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TSA_SUPPORT_OFST 20
15139 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TSA_SUPPORT_LBN 16
15140 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TSA_SUPPORT_WIDTH 1
15141 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TSA_BOUND_OFST 20
15142 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TSA_BOUND_LBN 17
15143 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TSA_BOUND_WIDTH 1
15144 #define MC_CMD_GET_CAPABILITIES_V5_OUT_SF_ADAPTER_AUTHENTICATION_OFST 20
15145 #define MC_CMD_GET_CAPABILITIES_V5_OUT_SF_ADAPTER_AUTHENTICATION_LBN 18
15146 #define MC_CMD_GET_CAPABILITIES_V5_OUT_SF_ADAPTER_AUTHENTICATION_WIDTH 1
15147 #define MC_CMD_GET_CAPABILITIES_V5_OUT_FILTER_ACTION_FLAG_OFST 20
15148 #define MC_CMD_GET_CAPABILITIES_V5_OUT_FILTER_ACTION_FLAG_LBN 19
15149 #define MC_CMD_GET_CAPABILITIES_V5_OUT_FILTER_ACTION_FLAG_WIDTH 1
15150 #define MC_CMD_GET_CAPABILITIES_V5_OUT_FILTER_ACTION_MARK_OFST 20
15151 #define MC_CMD_GET_CAPABILITIES_V5_OUT_FILTER_ACTION_MARK_LBN 20
15152 #define MC_CMD_GET_CAPABILITIES_V5_OUT_FILTER_ACTION_MARK_WIDTH 1
15153 #define MC_CMD_GET_CAPABILITIES_V5_OUT_EQUAL_STRIDE_SUPER_BUFFER_OFST 20
15154 #define MC_CMD_GET_CAPABILITIES_V5_OUT_EQUAL_STRIDE_SUPER_BUFFER_LBN 21
15155 #define MC_CMD_GET_CAPABILITIES_V5_OUT_EQUAL_STRIDE_SUPER_BUFFER_WIDTH 1
15156 #define MC_CMD_GET_CAPABILITIES_V5_OUT_EQUAL_STRIDE_PACKED_STREAM_OFST 20
15157 #define MC_CMD_GET_CAPABILITIES_V5_OUT_EQUAL_STRIDE_PACKED_STREAM_LBN 21
15158 #define MC_CMD_GET_CAPABILITIES_V5_OUT_EQUAL_STRIDE_PACKED_STREAM_WIDTH 1
15159 #define MC_CMD_GET_CAPABILITIES_V5_OUT_L3XUDP_SUPPORT_OFST 20
15160 #define MC_CMD_GET_CAPABILITIES_V5_OUT_L3XUDP_SUPPORT_LBN 22
15161 #define MC_CMD_GET_CAPABILITIES_V5_OUT_L3XUDP_SUPPORT_WIDTH 1
15162 #define MC_CMD_GET_CAPABILITIES_V5_OUT_FW_SUBVARIANT_NO_TX_CSUM_OFST 20
15163 #define MC_CMD_GET_CAPABILITIES_V5_OUT_FW_SUBVARIANT_NO_TX_CSUM_LBN 23
15164 #define MC_CMD_GET_CAPABILITIES_V5_OUT_FW_SUBVARIANT_NO_TX_CSUM_WIDTH 1
15165 #define MC_CMD_GET_CAPABILITIES_V5_OUT_VI_SPREADING_OFST 20
15166 #define MC_CMD_GET_CAPABILITIES_V5_OUT_VI_SPREADING_LBN 24
15167 #define MC_CMD_GET_CAPABILITIES_V5_OUT_VI_SPREADING_WIDTH 1
15168 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXDP_HLB_IDLE_OFST 20
15169 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXDP_HLB_IDLE_LBN 25
15170 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXDP_HLB_IDLE_WIDTH 1
15171 #define MC_CMD_GET_CAPABILITIES_V5_OUT_INIT_RXQ_NO_CONT_EV_OFST 20
15172 #define MC_CMD_GET_CAPABILITIES_V5_OUT_INIT_RXQ_NO_CONT_EV_LBN 26
15173 #define MC_CMD_GET_CAPABILITIES_V5_OUT_INIT_RXQ_NO_CONT_EV_WIDTH 1
15174 #define MC_CMD_GET_CAPABILITIES_V5_OUT_INIT_RXQ_WITH_BUFFER_SIZE_OFST 20
15175 #define MC_CMD_GET_CAPABILITIES_V5_OUT_INIT_RXQ_WITH_BUFFER_SIZE_LBN 27
15176 #define MC_CMD_GET_CAPABILITIES_V5_OUT_INIT_RXQ_WITH_BUFFER_SIZE_WIDTH 1
15177 #define MC_CMD_GET_CAPABILITIES_V5_OUT_BUNDLE_UPDATE_OFST 20
15178 #define MC_CMD_GET_CAPABILITIES_V5_OUT_BUNDLE_UPDATE_LBN 28
15179 #define MC_CMD_GET_CAPABILITIES_V5_OUT_BUNDLE_UPDATE_WIDTH 1
15180 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_TSO_V3_OFST 20
15181 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_TSO_V3_LBN 29
15182 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_TSO_V3_WIDTH 1
15183 #define MC_CMD_GET_CAPABILITIES_V5_OUT_DYNAMIC_SENSORS_OFST 20
15184 #define MC_CMD_GET_CAPABILITIES_V5_OUT_DYNAMIC_SENSORS_LBN 30
15185 #define MC_CMD_GET_CAPABILITIES_V5_OUT_DYNAMIC_SENSORS_WIDTH 1
15186 #define MC_CMD_GET_CAPABILITIES_V5_OUT_NVRAM_UPDATE_POLL_VERIFY_RESULT_OFST 20
15187 #define MC_CMD_GET_CAPABILITIES_V5_OUT_NVRAM_UPDATE_POLL_VERIFY_RESULT_LBN 31
15188 #define MC_CMD_GET_CAPABILITIES_V5_OUT_NVRAM_UPDATE_POLL_VERIFY_RESULT_WIDTH 1
15189 /* Number of FATSOv2 contexts per datapath supported by this NIC (when
15190  * TX_TSO_V2 == 1). Not present on older firmware (check the length).
15191  */
15192 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_TSO_V2_N_CONTEXTS_OFST 24
15193 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_TSO_V2_N_CONTEXTS_LEN 2
15194 /* One byte per PF containing the number of the external port assigned to this
15195  * PF, indexed by PF number. Special values indicate that a PF is either not
15196  * present or not assigned.
15197  */
15198 #define MC_CMD_GET_CAPABILITIES_V5_OUT_PFS_TO_PORTS_ASSIGNMENT_OFST 26
15199 #define MC_CMD_GET_CAPABILITIES_V5_OUT_PFS_TO_PORTS_ASSIGNMENT_LEN 1
15200 #define MC_CMD_GET_CAPABILITIES_V5_OUT_PFS_TO_PORTS_ASSIGNMENT_NUM 16
15201 /* enum: The caller is not permitted to access information on this PF. */
15202 #define MC_CMD_GET_CAPABILITIES_V5_OUT_ACCESS_NOT_PERMITTED 0xff
15203 /* enum: PF does not exist. */
15204 #define MC_CMD_GET_CAPABILITIES_V5_OUT_PF_NOT_PRESENT 0xfe
15205 /* enum: PF does exist but is not assigned to any external port. */
15206 #define MC_CMD_GET_CAPABILITIES_V5_OUT_PF_NOT_ASSIGNED 0xfd
15207 /* enum: This value indicates that PF is assigned, but it cannot be expressed
15208  * in this field. It is intended for a possible future situation where a more
15209  * complex scheme of PFs to ports mapping is being used. The future driver
15210  * should look for a new field supporting the new scheme. The current/old
15211  * driver should treat this value as PF_NOT_ASSIGNED.
15212  */
15213 #define MC_CMD_GET_CAPABILITIES_V5_OUT_INCOMPATIBLE_ASSIGNMENT 0xfc
15214 /* One byte per PF containing the number of its VFs, indexed by PF number. A
15215  * special value indicates that a PF is not present.
15216  */
15217 #define MC_CMD_GET_CAPABILITIES_V5_OUT_NUM_VFS_PER_PF_OFST 42
15218 #define MC_CMD_GET_CAPABILITIES_V5_OUT_NUM_VFS_PER_PF_LEN 1
15219 #define MC_CMD_GET_CAPABILITIES_V5_OUT_NUM_VFS_PER_PF_NUM 16
15220 /* enum: The caller is not permitted to access information on this PF. */
15221 /*               MC_CMD_GET_CAPABILITIES_V5_OUT_ACCESS_NOT_PERMITTED 0xff */
15222 /* enum: PF does not exist. */
15223 /*               MC_CMD_GET_CAPABILITIES_V5_OUT_PF_NOT_PRESENT 0xfe */
15224 /* Number of VIs available for each external port */
15225 #define MC_CMD_GET_CAPABILITIES_V5_OUT_NUM_VIS_PER_PORT_OFST 58
15226 #define MC_CMD_GET_CAPABILITIES_V5_OUT_NUM_VIS_PER_PORT_LEN 2
15227 #define MC_CMD_GET_CAPABILITIES_V5_OUT_NUM_VIS_PER_PORT_NUM 4
15228 /* Size of RX descriptor cache expressed as binary logarithm The actual size
15229  * equals (2 ^ RX_DESC_CACHE_SIZE)
15230  */
15231 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_DESC_CACHE_SIZE_OFST 66
15232 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_DESC_CACHE_SIZE_LEN 1
15233 /* Size of TX descriptor cache expressed as binary logarithm The actual size
15234  * equals (2 ^ TX_DESC_CACHE_SIZE)
15235  */
15236 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_DESC_CACHE_SIZE_OFST 67
15237 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_DESC_CACHE_SIZE_LEN 1
15238 /* Total number of available PIO buffers */
15239 #define MC_CMD_GET_CAPABILITIES_V5_OUT_NUM_PIO_BUFFS_OFST 68
15240 #define MC_CMD_GET_CAPABILITIES_V5_OUT_NUM_PIO_BUFFS_LEN 2
15241 /* Size of a single PIO buffer */
15242 #define MC_CMD_GET_CAPABILITIES_V5_OUT_SIZE_PIO_BUFF_OFST 70
15243 #define MC_CMD_GET_CAPABILITIES_V5_OUT_SIZE_PIO_BUFF_LEN 2
15244 /* On chips later than Medford the amount of address space assigned to each VI
15245  * is configurable. This is a global setting that the driver must query to
15246  * discover the VI to address mapping. Cut-through PIO (CTPIO) is not available
15247  * with 8k VI windows.
15248  */
15249 #define MC_CMD_GET_CAPABILITIES_V5_OUT_VI_WINDOW_MODE_OFST 72
15250 #define MC_CMD_GET_CAPABILITIES_V5_OUT_VI_WINDOW_MODE_LEN 1
15251 /* enum: Each VI occupies 8k as on Huntington and Medford. PIO is at offset 4k.
15252  * CTPIO is not mapped.
15253  */
15254 #define MC_CMD_GET_CAPABILITIES_V5_OUT_VI_WINDOW_MODE_8K 0x0
15255 /* enum: Each VI occupies 16k. PIO is at offset 4k. CTPIO is at offset 12k. */
15256 #define MC_CMD_GET_CAPABILITIES_V5_OUT_VI_WINDOW_MODE_16K 0x1
15257 /* enum: Each VI occupies 64k. PIO is at offset 4k. CTPIO is at offset 12k. */
15258 #define MC_CMD_GET_CAPABILITIES_V5_OUT_VI_WINDOW_MODE_64K 0x2
15259 /* Number of vFIFOs per adapter that can be used for VFIFO Stuffing
15260  * (SF-115995-SW) in the present configuration of firmware and port mode.
15261  */
15262 #define MC_CMD_GET_CAPABILITIES_V5_OUT_VFIFO_STUFFING_NUM_VFIFOS_OFST 73
15263 #define MC_CMD_GET_CAPABILITIES_V5_OUT_VFIFO_STUFFING_NUM_VFIFOS_LEN 1
15264 /* Number of buffers per adapter that can be used for VFIFO Stuffing
15265  * (SF-115995-SW) in the present configuration of firmware and port mode.
15266  */
15267 #define MC_CMD_GET_CAPABILITIES_V5_OUT_VFIFO_STUFFING_NUM_CP_BUFFERS_OFST 74
15268 #define MC_CMD_GET_CAPABILITIES_V5_OUT_VFIFO_STUFFING_NUM_CP_BUFFERS_LEN 2
15269 /* Entry count in the MAC stats array, including the final GENERATION_END
15270  * entry. For MAC stats DMA, drivers should allocate a buffer large enough to
15271  * hold at least this many 64-bit stats values, if they wish to receive all
15272  * available stats. If the buffer is shorter than MAC_STATS_NUM_STATS * 8, the
15273  * stats array returned will be truncated.
15274  */
15275 #define MC_CMD_GET_CAPABILITIES_V5_OUT_MAC_STATS_NUM_STATS_OFST 76
15276 #define MC_CMD_GET_CAPABILITIES_V5_OUT_MAC_STATS_NUM_STATS_LEN 2
15277 /* Maximum supported value for MC_CMD_FILTER_OP_V3/MATCH_MARK_VALUE. This field
15278  * will only be non-zero if MC_CMD_GET_CAPABILITIES/FILTER_ACTION_MARK is set.
15279  */
15280 #define MC_CMD_GET_CAPABILITIES_V5_OUT_FILTER_ACTION_MARK_MAX_OFST 80
15281 #define MC_CMD_GET_CAPABILITIES_V5_OUT_FILTER_ACTION_MARK_MAX_LEN 4
15282
15283 /* MC_CMD_GET_CAPABILITIES_V6_OUT msgresponse */
15284 #define MC_CMD_GET_CAPABILITIES_V6_OUT_LEN 148
15285 /* First word of flags. */
15286 #define MC_CMD_GET_CAPABILITIES_V6_OUT_FLAGS1_OFST 0
15287 #define MC_CMD_GET_CAPABILITIES_V6_OUT_FLAGS1_LEN 4
15288 #define MC_CMD_GET_CAPABILITIES_V6_OUT_VPORT_RECONFIGURE_OFST 0
15289 #define MC_CMD_GET_CAPABILITIES_V6_OUT_VPORT_RECONFIGURE_LBN 3
15290 #define MC_CMD_GET_CAPABILITIES_V6_OUT_VPORT_RECONFIGURE_WIDTH 1
15291 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TX_STRIPING_OFST 0
15292 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TX_STRIPING_LBN 4
15293 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TX_STRIPING_WIDTH 1
15294 #define MC_CMD_GET_CAPABILITIES_V6_OUT_VADAPTOR_QUERY_OFST 0
15295 #define MC_CMD_GET_CAPABILITIES_V6_OUT_VADAPTOR_QUERY_LBN 5
15296 #define MC_CMD_GET_CAPABILITIES_V6_OUT_VADAPTOR_QUERY_WIDTH 1
15297 #define MC_CMD_GET_CAPABILITIES_V6_OUT_EVB_PORT_VLAN_RESTRICT_OFST 0
15298 #define MC_CMD_GET_CAPABILITIES_V6_OUT_EVB_PORT_VLAN_RESTRICT_LBN 6
15299 #define MC_CMD_GET_CAPABILITIES_V6_OUT_EVB_PORT_VLAN_RESTRICT_WIDTH 1
15300 #define MC_CMD_GET_CAPABILITIES_V6_OUT_DRV_ATTACH_PREBOOT_OFST 0
15301 #define MC_CMD_GET_CAPABILITIES_V6_OUT_DRV_ATTACH_PREBOOT_LBN 7
15302 #define MC_CMD_GET_CAPABILITIES_V6_OUT_DRV_ATTACH_PREBOOT_WIDTH 1
15303 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RX_FORCE_EVENT_MERGING_OFST 0
15304 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RX_FORCE_EVENT_MERGING_LBN 8
15305 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RX_FORCE_EVENT_MERGING_WIDTH 1
15306 #define MC_CMD_GET_CAPABILITIES_V6_OUT_SET_MAC_ENHANCED_OFST 0
15307 #define MC_CMD_GET_CAPABILITIES_V6_OUT_SET_MAC_ENHANCED_LBN 9
15308 #define MC_CMD_GET_CAPABILITIES_V6_OUT_SET_MAC_ENHANCED_WIDTH 1
15309 #define MC_CMD_GET_CAPABILITIES_V6_OUT_UNKNOWN_UCAST_DST_FILTER_ALWAYS_MULTI_RECIPIENT_OFST 0
15310 #define MC_CMD_GET_CAPABILITIES_V6_OUT_UNKNOWN_UCAST_DST_FILTER_ALWAYS_MULTI_RECIPIENT_LBN 10
15311 #define MC_CMD_GET_CAPABILITIES_V6_OUT_UNKNOWN_UCAST_DST_FILTER_ALWAYS_MULTI_RECIPIENT_WIDTH 1
15312 #define MC_CMD_GET_CAPABILITIES_V6_OUT_VADAPTOR_PERMIT_SET_MAC_WHEN_FILTERS_INSTALLED_OFST 0
15313 #define MC_CMD_GET_CAPABILITIES_V6_OUT_VADAPTOR_PERMIT_SET_MAC_WHEN_FILTERS_INSTALLED_LBN 11
15314 #define MC_CMD_GET_CAPABILITIES_V6_OUT_VADAPTOR_PERMIT_SET_MAC_WHEN_FILTERS_INSTALLED_WIDTH 1
15315 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TX_MAC_SECURITY_FILTERING_OFST 0
15316 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TX_MAC_SECURITY_FILTERING_LBN 12
15317 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TX_MAC_SECURITY_FILTERING_WIDTH 1
15318 #define MC_CMD_GET_CAPABILITIES_V6_OUT_ADDITIONAL_RSS_MODES_OFST 0
15319 #define MC_CMD_GET_CAPABILITIES_V6_OUT_ADDITIONAL_RSS_MODES_LBN 13
15320 #define MC_CMD_GET_CAPABILITIES_V6_OUT_ADDITIONAL_RSS_MODES_WIDTH 1
15321 #define MC_CMD_GET_CAPABILITIES_V6_OUT_QBB_OFST 0
15322 #define MC_CMD_GET_CAPABILITIES_V6_OUT_QBB_LBN 14
15323 #define MC_CMD_GET_CAPABILITIES_V6_OUT_QBB_WIDTH 1
15324 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RX_PACKED_STREAM_VAR_BUFFERS_OFST 0
15325 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RX_PACKED_STREAM_VAR_BUFFERS_LBN 15
15326 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RX_PACKED_STREAM_VAR_BUFFERS_WIDTH 1
15327 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RX_RSS_LIMITED_OFST 0
15328 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RX_RSS_LIMITED_LBN 16
15329 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RX_RSS_LIMITED_WIDTH 1
15330 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RX_PACKED_STREAM_OFST 0
15331 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RX_PACKED_STREAM_LBN 17
15332 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RX_PACKED_STREAM_WIDTH 1
15333 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RX_INCLUDE_FCS_OFST 0
15334 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RX_INCLUDE_FCS_LBN 18
15335 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RX_INCLUDE_FCS_WIDTH 1
15336 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TX_VLAN_INSERTION_OFST 0
15337 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TX_VLAN_INSERTION_LBN 19
15338 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TX_VLAN_INSERTION_WIDTH 1
15339 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RX_VLAN_STRIPPING_OFST 0
15340 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RX_VLAN_STRIPPING_LBN 20
15341 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RX_VLAN_STRIPPING_WIDTH 1
15342 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TX_TSO_OFST 0
15343 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TX_TSO_LBN 21
15344 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TX_TSO_WIDTH 1
15345 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RX_PREFIX_LEN_0_OFST 0
15346 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RX_PREFIX_LEN_0_LBN 22
15347 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RX_PREFIX_LEN_0_WIDTH 1
15348 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RX_PREFIX_LEN_14_OFST 0
15349 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RX_PREFIX_LEN_14_LBN 23
15350 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RX_PREFIX_LEN_14_WIDTH 1
15351 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RX_TIMESTAMP_OFST 0
15352 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RX_TIMESTAMP_LBN 24
15353 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RX_TIMESTAMP_WIDTH 1
15354 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RX_BATCHING_OFST 0
15355 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RX_BATCHING_LBN 25
15356 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RX_BATCHING_WIDTH 1
15357 #define MC_CMD_GET_CAPABILITIES_V6_OUT_MCAST_FILTER_CHAINING_OFST 0
15358 #define MC_CMD_GET_CAPABILITIES_V6_OUT_MCAST_FILTER_CHAINING_LBN 26
15359 #define MC_CMD_GET_CAPABILITIES_V6_OUT_MCAST_FILTER_CHAINING_WIDTH 1
15360 #define MC_CMD_GET_CAPABILITIES_V6_OUT_PM_AND_RXDP_COUNTERS_OFST 0
15361 #define MC_CMD_GET_CAPABILITIES_V6_OUT_PM_AND_RXDP_COUNTERS_LBN 27
15362 #define MC_CMD_GET_CAPABILITIES_V6_OUT_PM_AND_RXDP_COUNTERS_WIDTH 1
15363 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RX_DISABLE_SCATTER_OFST 0
15364 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RX_DISABLE_SCATTER_LBN 28
15365 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RX_DISABLE_SCATTER_WIDTH 1
15366 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TX_MCAST_UDP_LOOPBACK_OFST 0
15367 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TX_MCAST_UDP_LOOPBACK_LBN 29
15368 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TX_MCAST_UDP_LOOPBACK_WIDTH 1
15369 #define MC_CMD_GET_CAPABILITIES_V6_OUT_EVB_OFST 0
15370 #define MC_CMD_GET_CAPABILITIES_V6_OUT_EVB_LBN 30
15371 #define MC_CMD_GET_CAPABILITIES_V6_OUT_EVB_WIDTH 1
15372 #define MC_CMD_GET_CAPABILITIES_V6_OUT_VXLAN_NVGRE_OFST 0
15373 #define MC_CMD_GET_CAPABILITIES_V6_OUT_VXLAN_NVGRE_LBN 31
15374 #define MC_CMD_GET_CAPABILITIES_V6_OUT_VXLAN_NVGRE_WIDTH 1
15375 /* RxDPCPU firmware id. */
15376 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RX_DPCPU_FW_ID_OFST 4
15377 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RX_DPCPU_FW_ID_LEN 2
15378 /* enum: Standard RXDP firmware */
15379 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RXDP 0x0
15380 /* enum: Low latency RXDP firmware */
15381 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RXDP_LOW_LATENCY 0x1
15382 /* enum: Packed stream RXDP firmware */
15383 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RXDP_PACKED_STREAM 0x2
15384 /* enum: Rules engine RXDP firmware */
15385 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RXDP_RULES_ENGINE 0x5
15386 /* enum: DPDK RXDP firmware */
15387 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RXDP_DPDK 0x6
15388 /* enum: BIST RXDP firmware */
15389 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RXDP_BIST 0x10a
15390 /* enum: RXDP Test firmware image 1 */
15391 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RXDP_TEST_FW_TO_MC_CUT_THROUGH 0x101
15392 /* enum: RXDP Test firmware image 2 */
15393 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RXDP_TEST_FW_TO_MC_STORE_FORWARD 0x102
15394 /* enum: RXDP Test firmware image 3 */
15395 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RXDP_TEST_FW_TO_MC_STORE_FORWARD_FIRST 0x103
15396 /* enum: RXDP Test firmware image 4 */
15397 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RXDP_TEST_EVERY_EVENT_BATCHABLE 0x104
15398 /* enum: RXDP Test firmware image 5 */
15399 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RXDP_TEST_BACKPRESSURE 0x105
15400 /* enum: RXDP Test firmware image 6 */
15401 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RXDP_TEST_FW_PACKET_EDITS 0x106
15402 /* enum: RXDP Test firmware image 7 */
15403 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RXDP_TEST_FW_RX_HDR_SPLIT 0x107
15404 /* enum: RXDP Test firmware image 8 */
15405 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RXDP_TEST_FW_DISABLE_DL 0x108
15406 /* enum: RXDP Test firmware image 9 */
15407 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RXDP_TEST_FW_DOORBELL_DELAY 0x10b
15408 /* enum: RXDP Test firmware image 10 */
15409 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RXDP_TEST_FW_SLOW 0x10c
15410 /* TxDPCPU firmware id. */
15411 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TX_DPCPU_FW_ID_OFST 6
15412 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TX_DPCPU_FW_ID_LEN 2
15413 /* enum: Standard TXDP firmware */
15414 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TXDP 0x0
15415 /* enum: Low latency TXDP firmware */
15416 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TXDP_LOW_LATENCY 0x1
15417 /* enum: High packet rate TXDP firmware */
15418 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TXDP_HIGH_PACKET_RATE 0x3
15419 /* enum: Rules engine TXDP firmware */
15420 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TXDP_RULES_ENGINE 0x5
15421 /* enum: DPDK TXDP firmware */
15422 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TXDP_DPDK 0x6
15423 /* enum: BIST TXDP firmware */
15424 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TXDP_BIST 0x12d
15425 /* enum: TXDP Test firmware image 1 */
15426 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TXDP_TEST_FW_TSO_EDIT 0x101
15427 /* enum: TXDP Test firmware image 2 */
15428 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TXDP_TEST_FW_PACKET_EDITS 0x102
15429 /* enum: TXDP CSR bus test firmware */
15430 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TXDP_TEST_FW_CSR 0x103
15431 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RXPD_FW_VERSION_OFST 8
15432 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RXPD_FW_VERSION_LEN 2
15433 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RXPD_FW_VERSION_REV_OFST 8
15434 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RXPD_FW_VERSION_REV_LBN 0
15435 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RXPD_FW_VERSION_REV_WIDTH 12
15436 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RXPD_FW_VERSION_TYPE_OFST 8
15437 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RXPD_FW_VERSION_TYPE_LBN 12
15438 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RXPD_FW_VERSION_TYPE_WIDTH 4
15439 /* enum: reserved value - do not use (may indicate alternative interpretation
15440  * of REV field in future)
15441  */
15442 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RXPD_FW_TYPE_RESERVED 0x0
15443 /* enum: Trivial RX PD firmware for early Huntington development (Huntington
15444  * development only)
15445  */
15446 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RXPD_FW_TYPE_FIRST_PKT 0x1
15447 /* enum: RX PD firmware for telemetry prototyping (Medford2 development only)
15448  */
15449 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RXPD_FW_TYPE_TESTFW_TELEMETRY 0x1
15450 /* enum: RX PD firmware with approximately Siena-compatible behaviour
15451  * (Huntington development only)
15452  */
15453 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RXPD_FW_TYPE_SIENA_COMPAT 0x2
15454 /* enum: Full featured RX PD production firmware */
15455 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RXPD_FW_TYPE_FULL_FEATURED 0x3
15456 /* enum: (deprecated original name for the FULL_FEATURED variant) */
15457 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RXPD_FW_TYPE_VSWITCH 0x3
15458 /* enum: siena_compat variant RX PD firmware using PM rather than MAC
15459  * (Huntington development only)
15460  */
15461 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RXPD_FW_TYPE_SIENA_COMPAT_PM 0x4
15462 /* enum: Low latency RX PD production firmware */
15463 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RXPD_FW_TYPE_LOW_LATENCY 0x5
15464 /* enum: Packed stream RX PD production firmware */
15465 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RXPD_FW_TYPE_PACKED_STREAM 0x6
15466 /* enum: RX PD firmware handling layer 2 only for high packet rate performance
15467  * tests (Medford development only)
15468  */
15469 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RXPD_FW_TYPE_LAYER2_PERF 0x7
15470 /* enum: Rules engine RX PD production firmware */
15471 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RXPD_FW_TYPE_RULES_ENGINE 0x8
15472 /* enum: Custom firmware variant (see SF-119495-PD and bug69716) */
15473 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RXPD_FW_TYPE_L3XUDP 0x9
15474 /* enum: DPDK RX PD production firmware */
15475 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RXPD_FW_TYPE_DPDK 0xa
15476 /* enum: RX PD firmware for GUE parsing prototype (Medford development only) */
15477 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RXPD_FW_TYPE_TESTFW_GUE_PROTOTYPE 0xe
15478 /* enum: RX PD firmware parsing but not filtering network overlay tunnel
15479  * encapsulations (Medford development only)
15480  */
15481 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RXPD_FW_TYPE_TESTFW_ENCAP_PARSING_ONLY 0xf
15482 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TXPD_FW_VERSION_OFST 10
15483 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TXPD_FW_VERSION_LEN 2
15484 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TXPD_FW_VERSION_REV_OFST 10
15485 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TXPD_FW_VERSION_REV_LBN 0
15486 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TXPD_FW_VERSION_REV_WIDTH 12
15487 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TXPD_FW_VERSION_TYPE_OFST 10
15488 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TXPD_FW_VERSION_TYPE_LBN 12
15489 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TXPD_FW_VERSION_TYPE_WIDTH 4
15490 /* enum: reserved value - do not use (may indicate alternative interpretation
15491  * of REV field in future)
15492  */
15493 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TXPD_FW_TYPE_RESERVED 0x0
15494 /* enum: Trivial TX PD firmware for early Huntington development (Huntington
15495  * development only)
15496  */
15497 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TXPD_FW_TYPE_FIRST_PKT 0x1
15498 /* enum: TX PD firmware for telemetry prototyping (Medford2 development only)
15499  */
15500 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TXPD_FW_TYPE_TESTFW_TELEMETRY 0x1
15501 /* enum: TX PD firmware with approximately Siena-compatible behaviour
15502  * (Huntington development only)
15503  */
15504 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TXPD_FW_TYPE_SIENA_COMPAT 0x2
15505 /* enum: Full featured TX PD production firmware */
15506 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TXPD_FW_TYPE_FULL_FEATURED 0x3
15507 /* enum: (deprecated original name for the FULL_FEATURED variant) */
15508 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TXPD_FW_TYPE_VSWITCH 0x3
15509 /* enum: siena_compat variant TX PD firmware using PM rather than MAC
15510  * (Huntington development only)
15511  */
15512 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TXPD_FW_TYPE_SIENA_COMPAT_PM 0x4
15513 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TXPD_FW_TYPE_LOW_LATENCY 0x5 /* enum */
15514 /* enum: TX PD firmware handling layer 2 only for high packet rate performance
15515  * tests (Medford development only)
15516  */
15517 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TXPD_FW_TYPE_LAYER2_PERF 0x7
15518 /* enum: Rules engine TX PD production firmware */
15519 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TXPD_FW_TYPE_RULES_ENGINE 0x8
15520 /* enum: Custom firmware variant (see SF-119495-PD and bug69716) */
15521 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TXPD_FW_TYPE_L3XUDP 0x9
15522 /* enum: DPDK TX PD production firmware */
15523 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TXPD_FW_TYPE_DPDK 0xa
15524 /* enum: RX PD firmware for GUE parsing prototype (Medford development only) */
15525 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TXPD_FW_TYPE_TESTFW_GUE_PROTOTYPE 0xe
15526 /* Hardware capabilities of NIC */
15527 #define MC_CMD_GET_CAPABILITIES_V6_OUT_HW_CAPABILITIES_OFST 12
15528 #define MC_CMD_GET_CAPABILITIES_V6_OUT_HW_CAPABILITIES_LEN 4
15529 /* Licensed capabilities */
15530 #define MC_CMD_GET_CAPABILITIES_V6_OUT_LICENSE_CAPABILITIES_OFST 16
15531 #define MC_CMD_GET_CAPABILITIES_V6_OUT_LICENSE_CAPABILITIES_LEN 4
15532 /* Second word of flags. Not present on older firmware (check the length). */
15533 #define MC_CMD_GET_CAPABILITIES_V6_OUT_FLAGS2_OFST 20
15534 #define MC_CMD_GET_CAPABILITIES_V6_OUT_FLAGS2_LEN 4
15535 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TX_TSO_V2_OFST 20
15536 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TX_TSO_V2_LBN 0
15537 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TX_TSO_V2_WIDTH 1
15538 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TX_TSO_V2_ENCAP_OFST 20
15539 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TX_TSO_V2_ENCAP_LBN 1
15540 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TX_TSO_V2_ENCAP_WIDTH 1
15541 #define MC_CMD_GET_CAPABILITIES_V6_OUT_EVQ_TIMER_CTRL_OFST 20
15542 #define MC_CMD_GET_CAPABILITIES_V6_OUT_EVQ_TIMER_CTRL_LBN 2
15543 #define MC_CMD_GET_CAPABILITIES_V6_OUT_EVQ_TIMER_CTRL_WIDTH 1
15544 #define MC_CMD_GET_CAPABILITIES_V6_OUT_EVENT_CUT_THROUGH_OFST 20
15545 #define MC_CMD_GET_CAPABILITIES_V6_OUT_EVENT_CUT_THROUGH_LBN 3
15546 #define MC_CMD_GET_CAPABILITIES_V6_OUT_EVENT_CUT_THROUGH_WIDTH 1
15547 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RX_CUT_THROUGH_OFST 20
15548 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RX_CUT_THROUGH_LBN 4
15549 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RX_CUT_THROUGH_WIDTH 1
15550 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TX_VFIFO_ULL_MODE_OFST 20
15551 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TX_VFIFO_ULL_MODE_LBN 5
15552 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TX_VFIFO_ULL_MODE_WIDTH 1
15553 #define MC_CMD_GET_CAPABILITIES_V6_OUT_MAC_STATS_40G_TX_SIZE_BINS_OFST 20
15554 #define MC_CMD_GET_CAPABILITIES_V6_OUT_MAC_STATS_40G_TX_SIZE_BINS_LBN 6
15555 #define MC_CMD_GET_CAPABILITIES_V6_OUT_MAC_STATS_40G_TX_SIZE_BINS_WIDTH 1
15556 #define MC_CMD_GET_CAPABILITIES_V6_OUT_INIT_EVQ_TYPE_SUPPORTED_OFST 20
15557 #define MC_CMD_GET_CAPABILITIES_V6_OUT_INIT_EVQ_TYPE_SUPPORTED_LBN 7
15558 #define MC_CMD_GET_CAPABILITIES_V6_OUT_INIT_EVQ_TYPE_SUPPORTED_WIDTH 1
15559 #define MC_CMD_GET_CAPABILITIES_V6_OUT_INIT_EVQ_V2_OFST 20
15560 #define MC_CMD_GET_CAPABILITIES_V6_OUT_INIT_EVQ_V2_LBN 7
15561 #define MC_CMD_GET_CAPABILITIES_V6_OUT_INIT_EVQ_V2_WIDTH 1
15562 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TX_MAC_TIMESTAMPING_OFST 20
15563 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TX_MAC_TIMESTAMPING_LBN 8
15564 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TX_MAC_TIMESTAMPING_WIDTH 1
15565 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TX_TIMESTAMP_OFST 20
15566 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TX_TIMESTAMP_LBN 9
15567 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TX_TIMESTAMP_WIDTH 1
15568 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RX_SNIFF_OFST 20
15569 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RX_SNIFF_LBN 10
15570 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RX_SNIFF_WIDTH 1
15571 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TX_SNIFF_OFST 20
15572 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TX_SNIFF_LBN 11
15573 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TX_SNIFF_WIDTH 1
15574 #define MC_CMD_GET_CAPABILITIES_V6_OUT_NVRAM_UPDATE_REPORT_VERIFY_RESULT_OFST 20
15575 #define MC_CMD_GET_CAPABILITIES_V6_OUT_NVRAM_UPDATE_REPORT_VERIFY_RESULT_LBN 12
15576 #define MC_CMD_GET_CAPABILITIES_V6_OUT_NVRAM_UPDATE_REPORT_VERIFY_RESULT_WIDTH 1
15577 #define MC_CMD_GET_CAPABILITIES_V6_OUT_MCDI_BACKGROUND_OFST 20
15578 #define MC_CMD_GET_CAPABILITIES_V6_OUT_MCDI_BACKGROUND_LBN 13
15579 #define MC_CMD_GET_CAPABILITIES_V6_OUT_MCDI_BACKGROUND_WIDTH 1
15580 #define MC_CMD_GET_CAPABILITIES_V6_OUT_MCDI_DB_RETURN_OFST 20
15581 #define MC_CMD_GET_CAPABILITIES_V6_OUT_MCDI_DB_RETURN_LBN 14
15582 #define MC_CMD_GET_CAPABILITIES_V6_OUT_MCDI_DB_RETURN_WIDTH 1
15583 #define MC_CMD_GET_CAPABILITIES_V6_OUT_CTPIO_OFST 20
15584 #define MC_CMD_GET_CAPABILITIES_V6_OUT_CTPIO_LBN 15
15585 #define MC_CMD_GET_CAPABILITIES_V6_OUT_CTPIO_WIDTH 1
15586 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TSA_SUPPORT_OFST 20
15587 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TSA_SUPPORT_LBN 16
15588 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TSA_SUPPORT_WIDTH 1
15589 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TSA_BOUND_OFST 20
15590 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TSA_BOUND_LBN 17
15591 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TSA_BOUND_WIDTH 1
15592 #define MC_CMD_GET_CAPABILITIES_V6_OUT_SF_ADAPTER_AUTHENTICATION_OFST 20
15593 #define MC_CMD_GET_CAPABILITIES_V6_OUT_SF_ADAPTER_AUTHENTICATION_LBN 18
15594 #define MC_CMD_GET_CAPABILITIES_V6_OUT_SF_ADAPTER_AUTHENTICATION_WIDTH 1
15595 #define MC_CMD_GET_CAPABILITIES_V6_OUT_FILTER_ACTION_FLAG_OFST 20
15596 #define MC_CMD_GET_CAPABILITIES_V6_OUT_FILTER_ACTION_FLAG_LBN 19
15597 #define MC_CMD_GET_CAPABILITIES_V6_OUT_FILTER_ACTION_FLAG_WIDTH 1
15598 #define MC_CMD_GET_CAPABILITIES_V6_OUT_FILTER_ACTION_MARK_OFST 20
15599 #define MC_CMD_GET_CAPABILITIES_V6_OUT_FILTER_ACTION_MARK_LBN 20
15600 #define MC_CMD_GET_CAPABILITIES_V6_OUT_FILTER_ACTION_MARK_WIDTH 1
15601 #define MC_CMD_GET_CAPABILITIES_V6_OUT_EQUAL_STRIDE_SUPER_BUFFER_OFST 20
15602 #define MC_CMD_GET_CAPABILITIES_V6_OUT_EQUAL_STRIDE_SUPER_BUFFER_LBN 21
15603 #define MC_CMD_GET_CAPABILITIES_V6_OUT_EQUAL_STRIDE_SUPER_BUFFER_WIDTH 1
15604 #define MC_CMD_GET_CAPABILITIES_V6_OUT_EQUAL_STRIDE_PACKED_STREAM_OFST 20
15605 #define MC_CMD_GET_CAPABILITIES_V6_OUT_EQUAL_STRIDE_PACKED_STREAM_LBN 21
15606 #define MC_CMD_GET_CAPABILITIES_V6_OUT_EQUAL_STRIDE_PACKED_STREAM_WIDTH 1
15607 #define MC_CMD_GET_CAPABILITIES_V6_OUT_L3XUDP_SUPPORT_OFST 20
15608 #define MC_CMD_GET_CAPABILITIES_V6_OUT_L3XUDP_SUPPORT_LBN 22
15609 #define MC_CMD_GET_CAPABILITIES_V6_OUT_L3XUDP_SUPPORT_WIDTH 1
15610 #define MC_CMD_GET_CAPABILITIES_V6_OUT_FW_SUBVARIANT_NO_TX_CSUM_OFST 20
15611 #define MC_CMD_GET_CAPABILITIES_V6_OUT_FW_SUBVARIANT_NO_TX_CSUM_LBN 23
15612 #define MC_CMD_GET_CAPABILITIES_V6_OUT_FW_SUBVARIANT_NO_TX_CSUM_WIDTH 1
15613 #define MC_CMD_GET_CAPABILITIES_V6_OUT_VI_SPREADING_OFST 20
15614 #define MC_CMD_GET_CAPABILITIES_V6_OUT_VI_SPREADING_LBN 24
15615 #define MC_CMD_GET_CAPABILITIES_V6_OUT_VI_SPREADING_WIDTH 1
15616 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RXDP_HLB_IDLE_OFST 20
15617 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RXDP_HLB_IDLE_LBN 25
15618 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RXDP_HLB_IDLE_WIDTH 1
15619 #define MC_CMD_GET_CAPABILITIES_V6_OUT_INIT_RXQ_NO_CONT_EV_OFST 20
15620 #define MC_CMD_GET_CAPABILITIES_V6_OUT_INIT_RXQ_NO_CONT_EV_LBN 26
15621 #define MC_CMD_GET_CAPABILITIES_V6_OUT_INIT_RXQ_NO_CONT_EV_WIDTH 1
15622 #define MC_CMD_GET_CAPABILITIES_V6_OUT_INIT_RXQ_WITH_BUFFER_SIZE_OFST 20
15623 #define MC_CMD_GET_CAPABILITIES_V6_OUT_INIT_RXQ_WITH_BUFFER_SIZE_LBN 27
15624 #define MC_CMD_GET_CAPABILITIES_V6_OUT_INIT_RXQ_WITH_BUFFER_SIZE_WIDTH 1
15625 #define MC_CMD_GET_CAPABILITIES_V6_OUT_BUNDLE_UPDATE_OFST 20
15626 #define MC_CMD_GET_CAPABILITIES_V6_OUT_BUNDLE_UPDATE_LBN 28
15627 #define MC_CMD_GET_CAPABILITIES_V6_OUT_BUNDLE_UPDATE_WIDTH 1
15628 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TX_TSO_V3_OFST 20
15629 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TX_TSO_V3_LBN 29
15630 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TX_TSO_V3_WIDTH 1
15631 #define MC_CMD_GET_CAPABILITIES_V6_OUT_DYNAMIC_SENSORS_OFST 20
15632 #define MC_CMD_GET_CAPABILITIES_V6_OUT_DYNAMIC_SENSORS_LBN 30
15633 #define MC_CMD_GET_CAPABILITIES_V6_OUT_DYNAMIC_SENSORS_WIDTH 1
15634 #define MC_CMD_GET_CAPABILITIES_V6_OUT_NVRAM_UPDATE_POLL_VERIFY_RESULT_OFST 20
15635 #define MC_CMD_GET_CAPABILITIES_V6_OUT_NVRAM_UPDATE_POLL_VERIFY_RESULT_LBN 31
15636 #define MC_CMD_GET_CAPABILITIES_V6_OUT_NVRAM_UPDATE_POLL_VERIFY_RESULT_WIDTH 1
15637 /* Number of FATSOv2 contexts per datapath supported by this NIC (when
15638  * TX_TSO_V2 == 1). Not present on older firmware (check the length).
15639  */
15640 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TX_TSO_V2_N_CONTEXTS_OFST 24
15641 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TX_TSO_V2_N_CONTEXTS_LEN 2
15642 /* One byte per PF containing the number of the external port assigned to this
15643  * PF, indexed by PF number. Special values indicate that a PF is either not
15644  * present or not assigned.
15645  */
15646 #define MC_CMD_GET_CAPABILITIES_V6_OUT_PFS_TO_PORTS_ASSIGNMENT_OFST 26
15647 #define MC_CMD_GET_CAPABILITIES_V6_OUT_PFS_TO_PORTS_ASSIGNMENT_LEN 1
15648 #define MC_CMD_GET_CAPABILITIES_V6_OUT_PFS_TO_PORTS_ASSIGNMENT_NUM 16
15649 /* enum: The caller is not permitted to access information on this PF. */
15650 #define MC_CMD_GET_CAPABILITIES_V6_OUT_ACCESS_NOT_PERMITTED 0xff
15651 /* enum: PF does not exist. */
15652 #define MC_CMD_GET_CAPABILITIES_V6_OUT_PF_NOT_PRESENT 0xfe
15653 /* enum: PF does exist but is not assigned to any external port. */
15654 #define MC_CMD_GET_CAPABILITIES_V6_OUT_PF_NOT_ASSIGNED 0xfd
15655 /* enum: This value indicates that PF is assigned, but it cannot be expressed
15656  * in this field. It is intended for a possible future situation where a more
15657  * complex scheme of PFs to ports mapping is being used. The future driver
15658  * should look for a new field supporting the new scheme. The current/old
15659  * driver should treat this value as PF_NOT_ASSIGNED.
15660  */
15661 #define MC_CMD_GET_CAPABILITIES_V6_OUT_INCOMPATIBLE_ASSIGNMENT 0xfc
15662 /* One byte per PF containing the number of its VFs, indexed by PF number. A
15663  * special value indicates that a PF is not present.
15664  */
15665 #define MC_CMD_GET_CAPABILITIES_V6_OUT_NUM_VFS_PER_PF_OFST 42
15666 #define MC_CMD_GET_CAPABILITIES_V6_OUT_NUM_VFS_PER_PF_LEN 1
15667 #define MC_CMD_GET_CAPABILITIES_V6_OUT_NUM_VFS_PER_PF_NUM 16
15668 /* enum: The caller is not permitted to access information on this PF. */
15669 /*               MC_CMD_GET_CAPABILITIES_V6_OUT_ACCESS_NOT_PERMITTED 0xff */
15670 /* enum: PF does not exist. */
15671 /*               MC_CMD_GET_CAPABILITIES_V6_OUT_PF_NOT_PRESENT 0xfe */
15672 /* Number of VIs available for each external port */
15673 #define MC_CMD_GET_CAPABILITIES_V6_OUT_NUM_VIS_PER_PORT_OFST 58
15674 #define MC_CMD_GET_CAPABILITIES_V6_OUT_NUM_VIS_PER_PORT_LEN 2
15675 #define MC_CMD_GET_CAPABILITIES_V6_OUT_NUM_VIS_PER_PORT_NUM 4
15676 /* Size of RX descriptor cache expressed as binary logarithm The actual size
15677  * equals (2 ^ RX_DESC_CACHE_SIZE)
15678  */
15679 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RX_DESC_CACHE_SIZE_OFST 66
15680 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RX_DESC_CACHE_SIZE_LEN 1
15681 /* Size of TX descriptor cache expressed as binary logarithm The actual size
15682  * equals (2 ^ TX_DESC_CACHE_SIZE)
15683  */
15684 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TX_DESC_CACHE_SIZE_OFST 67
15685 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TX_DESC_CACHE_SIZE_LEN 1
15686 /* Total number of available PIO buffers */
15687 #define MC_CMD_GET_CAPABILITIES_V6_OUT_NUM_PIO_BUFFS_OFST 68
15688 #define MC_CMD_GET_CAPABILITIES_V6_OUT_NUM_PIO_BUFFS_LEN 2
15689 /* Size of a single PIO buffer */
15690 #define MC_CMD_GET_CAPABILITIES_V6_OUT_SIZE_PIO_BUFF_OFST 70
15691 #define MC_CMD_GET_CAPABILITIES_V6_OUT_SIZE_PIO_BUFF_LEN 2
15692 /* On chips later than Medford the amount of address space assigned to each VI
15693  * is configurable. This is a global setting that the driver must query to
15694  * discover the VI to address mapping. Cut-through PIO (CTPIO) is not available
15695  * with 8k VI windows.
15696  */
15697 #define MC_CMD_GET_CAPABILITIES_V6_OUT_VI_WINDOW_MODE_OFST 72
15698 #define MC_CMD_GET_CAPABILITIES_V6_OUT_VI_WINDOW_MODE_LEN 1
15699 /* enum: Each VI occupies 8k as on Huntington and Medford. PIO is at offset 4k.
15700  * CTPIO is not mapped.
15701  */
15702 #define MC_CMD_GET_CAPABILITIES_V6_OUT_VI_WINDOW_MODE_8K 0x0
15703 /* enum: Each VI occupies 16k. PIO is at offset 4k. CTPIO is at offset 12k. */
15704 #define MC_CMD_GET_CAPABILITIES_V6_OUT_VI_WINDOW_MODE_16K 0x1
15705 /* enum: Each VI occupies 64k. PIO is at offset 4k. CTPIO is at offset 12k. */
15706 #define MC_CMD_GET_CAPABILITIES_V6_OUT_VI_WINDOW_MODE_64K 0x2
15707 /* Number of vFIFOs per adapter that can be used for VFIFO Stuffing
15708  * (SF-115995-SW) in the present configuration of firmware and port mode.
15709  */
15710 #define MC_CMD_GET_CAPABILITIES_V6_OUT_VFIFO_STUFFING_NUM_VFIFOS_OFST 73
15711 #define MC_CMD_GET_CAPABILITIES_V6_OUT_VFIFO_STUFFING_NUM_VFIFOS_LEN 1
15712 /* Number of buffers per adapter that can be used for VFIFO Stuffing
15713  * (SF-115995-SW) in the present configuration of firmware and port mode.
15714  */
15715 #define MC_CMD_GET_CAPABILITIES_V6_OUT_VFIFO_STUFFING_NUM_CP_BUFFERS_OFST 74
15716 #define MC_CMD_GET_CAPABILITIES_V6_OUT_VFIFO_STUFFING_NUM_CP_BUFFERS_LEN 2
15717 /* Entry count in the MAC stats array, including the final GENERATION_END
15718  * entry. For MAC stats DMA, drivers should allocate a buffer large enough to
15719  * hold at least this many 64-bit stats values, if they wish to receive all
15720  * available stats. If the buffer is shorter than MAC_STATS_NUM_STATS * 8, the
15721  * stats array returned will be truncated.
15722  */
15723 #define MC_CMD_GET_CAPABILITIES_V6_OUT_MAC_STATS_NUM_STATS_OFST 76
15724 #define MC_CMD_GET_CAPABILITIES_V6_OUT_MAC_STATS_NUM_STATS_LEN 2
15725 /* Maximum supported value for MC_CMD_FILTER_OP_V3/MATCH_MARK_VALUE. This field
15726  * will only be non-zero if MC_CMD_GET_CAPABILITIES/FILTER_ACTION_MARK is set.
15727  */
15728 #define MC_CMD_GET_CAPABILITIES_V6_OUT_FILTER_ACTION_MARK_MAX_OFST 80
15729 #define MC_CMD_GET_CAPABILITIES_V6_OUT_FILTER_ACTION_MARK_MAX_LEN 4
15730 /* On devices where the INIT_RXQ_WITH_BUFFER_SIZE flag (in
15731  * GET_CAPABILITIES_OUT_V2) is set, drivers have to specify a buffer size when
15732  * they create an RX queue. Due to hardware limitations, only a small number of
15733  * different buffer sizes may be available concurrently. Nonzero entries in
15734  * this array are the sizes of buffers which the system guarantees will be
15735  * available for use. If the list is empty, there are no limitations on
15736  * concurrent buffer sizes.
15737  */
15738 #define MC_CMD_GET_CAPABILITIES_V6_OUT_GUARANTEED_RX_BUFFER_SIZES_OFST 84
15739 #define MC_CMD_GET_CAPABILITIES_V6_OUT_GUARANTEED_RX_BUFFER_SIZES_LEN 4
15740 #define MC_CMD_GET_CAPABILITIES_V6_OUT_GUARANTEED_RX_BUFFER_SIZES_NUM 16
15741
15742 /* MC_CMD_GET_CAPABILITIES_V7_OUT msgresponse */
15743 #define MC_CMD_GET_CAPABILITIES_V7_OUT_LEN 152
15744 /* First word of flags. */
15745 #define MC_CMD_GET_CAPABILITIES_V7_OUT_FLAGS1_OFST 0
15746 #define MC_CMD_GET_CAPABILITIES_V7_OUT_FLAGS1_LEN 4
15747 #define MC_CMD_GET_CAPABILITIES_V7_OUT_VPORT_RECONFIGURE_OFST 0
15748 #define MC_CMD_GET_CAPABILITIES_V7_OUT_VPORT_RECONFIGURE_LBN 3
15749 #define MC_CMD_GET_CAPABILITIES_V7_OUT_VPORT_RECONFIGURE_WIDTH 1
15750 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TX_STRIPING_OFST 0
15751 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TX_STRIPING_LBN 4
15752 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TX_STRIPING_WIDTH 1
15753 #define MC_CMD_GET_CAPABILITIES_V7_OUT_VADAPTOR_QUERY_OFST 0
15754 #define MC_CMD_GET_CAPABILITIES_V7_OUT_VADAPTOR_QUERY_LBN 5
15755 #define MC_CMD_GET_CAPABILITIES_V7_OUT_VADAPTOR_QUERY_WIDTH 1
15756 #define MC_CMD_GET_CAPABILITIES_V7_OUT_EVB_PORT_VLAN_RESTRICT_OFST 0
15757 #define MC_CMD_GET_CAPABILITIES_V7_OUT_EVB_PORT_VLAN_RESTRICT_LBN 6
15758 #define MC_CMD_GET_CAPABILITIES_V7_OUT_EVB_PORT_VLAN_RESTRICT_WIDTH 1
15759 #define MC_CMD_GET_CAPABILITIES_V7_OUT_DRV_ATTACH_PREBOOT_OFST 0
15760 #define MC_CMD_GET_CAPABILITIES_V7_OUT_DRV_ATTACH_PREBOOT_LBN 7
15761 #define MC_CMD_GET_CAPABILITIES_V7_OUT_DRV_ATTACH_PREBOOT_WIDTH 1
15762 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RX_FORCE_EVENT_MERGING_OFST 0
15763 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RX_FORCE_EVENT_MERGING_LBN 8
15764 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RX_FORCE_EVENT_MERGING_WIDTH 1
15765 #define MC_CMD_GET_CAPABILITIES_V7_OUT_SET_MAC_ENHANCED_OFST 0
15766 #define MC_CMD_GET_CAPABILITIES_V7_OUT_SET_MAC_ENHANCED_LBN 9
15767 #define MC_CMD_GET_CAPABILITIES_V7_OUT_SET_MAC_ENHANCED_WIDTH 1
15768 #define MC_CMD_GET_CAPABILITIES_V7_OUT_UNKNOWN_UCAST_DST_FILTER_ALWAYS_MULTI_RECIPIENT_OFST 0
15769 #define MC_CMD_GET_CAPABILITIES_V7_OUT_UNKNOWN_UCAST_DST_FILTER_ALWAYS_MULTI_RECIPIENT_LBN 10
15770 #define MC_CMD_GET_CAPABILITIES_V7_OUT_UNKNOWN_UCAST_DST_FILTER_ALWAYS_MULTI_RECIPIENT_WIDTH 1
15771 #define MC_CMD_GET_CAPABILITIES_V7_OUT_VADAPTOR_PERMIT_SET_MAC_WHEN_FILTERS_INSTALLED_OFST 0
15772 #define MC_CMD_GET_CAPABILITIES_V7_OUT_VADAPTOR_PERMIT_SET_MAC_WHEN_FILTERS_INSTALLED_LBN 11
15773 #define MC_CMD_GET_CAPABILITIES_V7_OUT_VADAPTOR_PERMIT_SET_MAC_WHEN_FILTERS_INSTALLED_WIDTH 1
15774 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TX_MAC_SECURITY_FILTERING_OFST 0
15775 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TX_MAC_SECURITY_FILTERING_LBN 12
15776 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TX_MAC_SECURITY_FILTERING_WIDTH 1
15777 #define MC_CMD_GET_CAPABILITIES_V7_OUT_ADDITIONAL_RSS_MODES_OFST 0
15778 #define MC_CMD_GET_CAPABILITIES_V7_OUT_ADDITIONAL_RSS_MODES_LBN 13
15779 #define MC_CMD_GET_CAPABILITIES_V7_OUT_ADDITIONAL_RSS_MODES_WIDTH 1
15780 #define MC_CMD_GET_CAPABILITIES_V7_OUT_QBB_OFST 0
15781 #define MC_CMD_GET_CAPABILITIES_V7_OUT_QBB_LBN 14
15782 #define MC_CMD_GET_CAPABILITIES_V7_OUT_QBB_WIDTH 1
15783 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RX_PACKED_STREAM_VAR_BUFFERS_OFST 0
15784 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RX_PACKED_STREAM_VAR_BUFFERS_LBN 15
15785 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RX_PACKED_STREAM_VAR_BUFFERS_WIDTH 1
15786 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RX_RSS_LIMITED_OFST 0
15787 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RX_RSS_LIMITED_LBN 16
15788 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RX_RSS_LIMITED_WIDTH 1
15789 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RX_PACKED_STREAM_OFST 0
15790 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RX_PACKED_STREAM_LBN 17
15791 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RX_PACKED_STREAM_WIDTH 1
15792 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RX_INCLUDE_FCS_OFST 0
15793 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RX_INCLUDE_FCS_LBN 18
15794 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RX_INCLUDE_FCS_WIDTH 1
15795 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TX_VLAN_INSERTION_OFST 0
15796 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TX_VLAN_INSERTION_LBN 19
15797 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TX_VLAN_INSERTION_WIDTH 1
15798 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RX_VLAN_STRIPPING_OFST 0
15799 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RX_VLAN_STRIPPING_LBN 20
15800 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RX_VLAN_STRIPPING_WIDTH 1
15801 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TX_TSO_OFST 0
15802 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TX_TSO_LBN 21
15803 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TX_TSO_WIDTH 1
15804 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RX_PREFIX_LEN_0_OFST 0
15805 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RX_PREFIX_LEN_0_LBN 22
15806 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RX_PREFIX_LEN_0_WIDTH 1
15807 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RX_PREFIX_LEN_14_OFST 0
15808 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RX_PREFIX_LEN_14_LBN 23
15809 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RX_PREFIX_LEN_14_WIDTH 1
15810 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RX_TIMESTAMP_OFST 0
15811 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RX_TIMESTAMP_LBN 24
15812 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RX_TIMESTAMP_WIDTH 1
15813 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RX_BATCHING_OFST 0
15814 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RX_BATCHING_LBN 25
15815 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RX_BATCHING_WIDTH 1
15816 #define MC_CMD_GET_CAPABILITIES_V7_OUT_MCAST_FILTER_CHAINING_OFST 0
15817 #define MC_CMD_GET_CAPABILITIES_V7_OUT_MCAST_FILTER_CHAINING_LBN 26
15818 #define MC_CMD_GET_CAPABILITIES_V7_OUT_MCAST_FILTER_CHAINING_WIDTH 1
15819 #define MC_CMD_GET_CAPABILITIES_V7_OUT_PM_AND_RXDP_COUNTERS_OFST 0
15820 #define MC_CMD_GET_CAPABILITIES_V7_OUT_PM_AND_RXDP_COUNTERS_LBN 27
15821 #define MC_CMD_GET_CAPABILITIES_V7_OUT_PM_AND_RXDP_COUNTERS_WIDTH 1
15822 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RX_DISABLE_SCATTER_OFST 0
15823 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RX_DISABLE_SCATTER_LBN 28
15824 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RX_DISABLE_SCATTER_WIDTH 1
15825 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TX_MCAST_UDP_LOOPBACK_OFST 0
15826 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TX_MCAST_UDP_LOOPBACK_LBN 29
15827 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TX_MCAST_UDP_LOOPBACK_WIDTH 1
15828 #define MC_CMD_GET_CAPABILITIES_V7_OUT_EVB_OFST 0
15829 #define MC_CMD_GET_CAPABILITIES_V7_OUT_EVB_LBN 30
15830 #define MC_CMD_GET_CAPABILITIES_V7_OUT_EVB_WIDTH 1
15831 #define MC_CMD_GET_CAPABILITIES_V7_OUT_VXLAN_NVGRE_OFST 0
15832 #define MC_CMD_GET_CAPABILITIES_V7_OUT_VXLAN_NVGRE_LBN 31
15833 #define MC_CMD_GET_CAPABILITIES_V7_OUT_VXLAN_NVGRE_WIDTH 1
15834 /* RxDPCPU firmware id. */
15835 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RX_DPCPU_FW_ID_OFST 4
15836 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RX_DPCPU_FW_ID_LEN 2
15837 /* enum: Standard RXDP firmware */
15838 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RXDP 0x0
15839 /* enum: Low latency RXDP firmware */
15840 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RXDP_LOW_LATENCY 0x1
15841 /* enum: Packed stream RXDP firmware */
15842 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RXDP_PACKED_STREAM 0x2
15843 /* enum: Rules engine RXDP firmware */
15844 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RXDP_RULES_ENGINE 0x5
15845 /* enum: DPDK RXDP firmware */
15846 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RXDP_DPDK 0x6
15847 /* enum: BIST RXDP firmware */
15848 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RXDP_BIST 0x10a
15849 /* enum: RXDP Test firmware image 1 */
15850 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RXDP_TEST_FW_TO_MC_CUT_THROUGH 0x101
15851 /* enum: RXDP Test firmware image 2 */
15852 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RXDP_TEST_FW_TO_MC_STORE_FORWARD 0x102
15853 /* enum: RXDP Test firmware image 3 */
15854 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RXDP_TEST_FW_TO_MC_STORE_FORWARD_FIRST 0x103
15855 /* enum: RXDP Test firmware image 4 */
15856 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RXDP_TEST_EVERY_EVENT_BATCHABLE 0x104
15857 /* enum: RXDP Test firmware image 5 */
15858 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RXDP_TEST_BACKPRESSURE 0x105
15859 /* enum: RXDP Test firmware image 6 */
15860 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RXDP_TEST_FW_PACKET_EDITS 0x106
15861 /* enum: RXDP Test firmware image 7 */
15862 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RXDP_TEST_FW_RX_HDR_SPLIT 0x107
15863 /* enum: RXDP Test firmware image 8 */
15864 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RXDP_TEST_FW_DISABLE_DL 0x108
15865 /* enum: RXDP Test firmware image 9 */
15866 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RXDP_TEST_FW_DOORBELL_DELAY 0x10b
15867 /* enum: RXDP Test firmware image 10 */
15868 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RXDP_TEST_FW_SLOW 0x10c
15869 /* TxDPCPU firmware id. */
15870 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TX_DPCPU_FW_ID_OFST 6
15871 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TX_DPCPU_FW_ID_LEN 2
15872 /* enum: Standard TXDP firmware */
15873 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TXDP 0x0
15874 /* enum: Low latency TXDP firmware */
15875 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TXDP_LOW_LATENCY 0x1
15876 /* enum: High packet rate TXDP firmware */
15877 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TXDP_HIGH_PACKET_RATE 0x3
15878 /* enum: Rules engine TXDP firmware */
15879 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TXDP_RULES_ENGINE 0x5
15880 /* enum: DPDK TXDP firmware */
15881 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TXDP_DPDK 0x6
15882 /* enum: BIST TXDP firmware */
15883 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TXDP_BIST 0x12d
15884 /* enum: TXDP Test firmware image 1 */
15885 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TXDP_TEST_FW_TSO_EDIT 0x101
15886 /* enum: TXDP Test firmware image 2 */
15887 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TXDP_TEST_FW_PACKET_EDITS 0x102
15888 /* enum: TXDP CSR bus test firmware */
15889 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TXDP_TEST_FW_CSR 0x103
15890 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RXPD_FW_VERSION_OFST 8
15891 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RXPD_FW_VERSION_LEN 2
15892 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RXPD_FW_VERSION_REV_OFST 8
15893 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RXPD_FW_VERSION_REV_LBN 0
15894 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RXPD_FW_VERSION_REV_WIDTH 12
15895 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RXPD_FW_VERSION_TYPE_OFST 8
15896 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RXPD_FW_VERSION_TYPE_LBN 12
15897 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RXPD_FW_VERSION_TYPE_WIDTH 4
15898 /* enum: reserved value - do not use (may indicate alternative interpretation
15899  * of REV field in future)
15900  */
15901 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RXPD_FW_TYPE_RESERVED 0x0
15902 /* enum: Trivial RX PD firmware for early Huntington development (Huntington
15903  * development only)
15904  */
15905 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RXPD_FW_TYPE_FIRST_PKT 0x1
15906 /* enum: RX PD firmware for telemetry prototyping (Medford2 development only)
15907  */
15908 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RXPD_FW_TYPE_TESTFW_TELEMETRY 0x1
15909 /* enum: RX PD firmware with approximately Siena-compatible behaviour
15910  * (Huntington development only)
15911  */
15912 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RXPD_FW_TYPE_SIENA_COMPAT 0x2
15913 /* enum: Full featured RX PD production firmware */
15914 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RXPD_FW_TYPE_FULL_FEATURED 0x3
15915 /* enum: (deprecated original name for the FULL_FEATURED variant) */
15916 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RXPD_FW_TYPE_VSWITCH 0x3
15917 /* enum: siena_compat variant RX PD firmware using PM rather than MAC
15918  * (Huntington development only)
15919  */
15920 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RXPD_FW_TYPE_SIENA_COMPAT_PM 0x4
15921 /* enum: Low latency RX PD production firmware */
15922 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RXPD_FW_TYPE_LOW_LATENCY 0x5
15923 /* enum: Packed stream RX PD production firmware */
15924 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RXPD_FW_TYPE_PACKED_STREAM 0x6
15925 /* enum: RX PD firmware handling layer 2 only for high packet rate performance
15926  * tests (Medford development only)
15927  */
15928 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RXPD_FW_TYPE_LAYER2_PERF 0x7
15929 /* enum: Rules engine RX PD production firmware */
15930 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RXPD_FW_TYPE_RULES_ENGINE 0x8
15931 /* enum: Custom firmware variant (see SF-119495-PD and bug69716) */
15932 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RXPD_FW_TYPE_L3XUDP 0x9
15933 /* enum: DPDK RX PD production firmware */
15934 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RXPD_FW_TYPE_DPDK 0xa
15935 /* enum: RX PD firmware for GUE parsing prototype (Medford development only) */
15936 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RXPD_FW_TYPE_TESTFW_GUE_PROTOTYPE 0xe
15937 /* enum: RX PD firmware parsing but not filtering network overlay tunnel
15938  * encapsulations (Medford development only)
15939  */
15940 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RXPD_FW_TYPE_TESTFW_ENCAP_PARSING_ONLY 0xf
15941 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TXPD_FW_VERSION_OFST 10
15942 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TXPD_FW_VERSION_LEN 2
15943 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TXPD_FW_VERSION_REV_OFST 10
15944 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TXPD_FW_VERSION_REV_LBN 0
15945 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TXPD_FW_VERSION_REV_WIDTH 12
15946 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TXPD_FW_VERSION_TYPE_OFST 10
15947 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TXPD_FW_VERSION_TYPE_LBN 12
15948 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TXPD_FW_VERSION_TYPE_WIDTH 4
15949 /* enum: reserved value - do not use (may indicate alternative interpretation
15950  * of REV field in future)
15951  */
15952 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TXPD_FW_TYPE_RESERVED 0x0
15953 /* enum: Trivial TX PD firmware for early Huntington development (Huntington
15954  * development only)
15955  */
15956 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TXPD_FW_TYPE_FIRST_PKT 0x1
15957 /* enum: TX PD firmware for telemetry prototyping (Medford2 development only)
15958  */
15959 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TXPD_FW_TYPE_TESTFW_TELEMETRY 0x1
15960 /* enum: TX PD firmware with approximately Siena-compatible behaviour
15961  * (Huntington development only)
15962  */
15963 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TXPD_FW_TYPE_SIENA_COMPAT 0x2
15964 /* enum: Full featured TX PD production firmware */
15965 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TXPD_FW_TYPE_FULL_FEATURED 0x3
15966 /* enum: (deprecated original name for the FULL_FEATURED variant) */
15967 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TXPD_FW_TYPE_VSWITCH 0x3
15968 /* enum: siena_compat variant TX PD firmware using PM rather than MAC
15969  * (Huntington development only)
15970  */
15971 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TXPD_FW_TYPE_SIENA_COMPAT_PM 0x4
15972 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TXPD_FW_TYPE_LOW_LATENCY 0x5 /* enum */
15973 /* enum: TX PD firmware handling layer 2 only for high packet rate performance
15974  * tests (Medford development only)
15975  */
15976 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TXPD_FW_TYPE_LAYER2_PERF 0x7
15977 /* enum: Rules engine TX PD production firmware */
15978 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TXPD_FW_TYPE_RULES_ENGINE 0x8
15979 /* enum: Custom firmware variant (see SF-119495-PD and bug69716) */
15980 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TXPD_FW_TYPE_L3XUDP 0x9
15981 /* enum: DPDK TX PD production firmware */
15982 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TXPD_FW_TYPE_DPDK 0xa
15983 /* enum: RX PD firmware for GUE parsing prototype (Medford development only) */
15984 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TXPD_FW_TYPE_TESTFW_GUE_PROTOTYPE 0xe
15985 /* Hardware capabilities of NIC */
15986 #define MC_CMD_GET_CAPABILITIES_V7_OUT_HW_CAPABILITIES_OFST 12
15987 #define MC_CMD_GET_CAPABILITIES_V7_OUT_HW_CAPABILITIES_LEN 4
15988 /* Licensed capabilities */
15989 #define MC_CMD_GET_CAPABILITIES_V7_OUT_LICENSE_CAPABILITIES_OFST 16
15990 #define MC_CMD_GET_CAPABILITIES_V7_OUT_LICENSE_CAPABILITIES_LEN 4
15991 /* Second word of flags. Not present on older firmware (check the length). */
15992 #define MC_CMD_GET_CAPABILITIES_V7_OUT_FLAGS2_OFST 20
15993 #define MC_CMD_GET_CAPABILITIES_V7_OUT_FLAGS2_LEN 4
15994 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TX_TSO_V2_OFST 20
15995 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TX_TSO_V2_LBN 0
15996 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TX_TSO_V2_WIDTH 1
15997 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TX_TSO_V2_ENCAP_OFST 20
15998 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TX_TSO_V2_ENCAP_LBN 1
15999 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TX_TSO_V2_ENCAP_WIDTH 1
16000 #define MC_CMD_GET_CAPABILITIES_V7_OUT_EVQ_TIMER_CTRL_OFST 20
16001 #define MC_CMD_GET_CAPABILITIES_V7_OUT_EVQ_TIMER_CTRL_LBN 2
16002 #define MC_CMD_GET_CAPABILITIES_V7_OUT_EVQ_TIMER_CTRL_WIDTH 1
16003 #define MC_CMD_GET_CAPABILITIES_V7_OUT_EVENT_CUT_THROUGH_OFST 20
16004 #define MC_CMD_GET_CAPABILITIES_V7_OUT_EVENT_CUT_THROUGH_LBN 3
16005 #define MC_CMD_GET_CAPABILITIES_V7_OUT_EVENT_CUT_THROUGH_WIDTH 1
16006 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RX_CUT_THROUGH_OFST 20
16007 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RX_CUT_THROUGH_LBN 4
16008 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RX_CUT_THROUGH_WIDTH 1
16009 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TX_VFIFO_ULL_MODE_OFST 20
16010 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TX_VFIFO_ULL_MODE_LBN 5
16011 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TX_VFIFO_ULL_MODE_WIDTH 1
16012 #define MC_CMD_GET_CAPABILITIES_V7_OUT_MAC_STATS_40G_TX_SIZE_BINS_OFST 20
16013 #define MC_CMD_GET_CAPABILITIES_V7_OUT_MAC_STATS_40G_TX_SIZE_BINS_LBN 6
16014 #define MC_CMD_GET_CAPABILITIES_V7_OUT_MAC_STATS_40G_TX_SIZE_BINS_WIDTH 1
16015 #define MC_CMD_GET_CAPABILITIES_V7_OUT_INIT_EVQ_TYPE_SUPPORTED_OFST 20
16016 #define MC_CMD_GET_CAPABILITIES_V7_OUT_INIT_EVQ_TYPE_SUPPORTED_LBN 7
16017 #define MC_CMD_GET_CAPABILITIES_V7_OUT_INIT_EVQ_TYPE_SUPPORTED_WIDTH 1
16018 #define MC_CMD_GET_CAPABILITIES_V7_OUT_INIT_EVQ_V2_OFST 20
16019 #define MC_CMD_GET_CAPABILITIES_V7_OUT_INIT_EVQ_V2_LBN 7
16020 #define MC_CMD_GET_CAPABILITIES_V7_OUT_INIT_EVQ_V2_WIDTH 1
16021 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TX_MAC_TIMESTAMPING_OFST 20
16022 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TX_MAC_TIMESTAMPING_LBN 8
16023 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TX_MAC_TIMESTAMPING_WIDTH 1
16024 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TX_TIMESTAMP_OFST 20
16025 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TX_TIMESTAMP_LBN 9
16026 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TX_TIMESTAMP_WIDTH 1
16027 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RX_SNIFF_OFST 20
16028 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RX_SNIFF_LBN 10
16029 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RX_SNIFF_WIDTH 1
16030 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TX_SNIFF_OFST 20
16031 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TX_SNIFF_LBN 11
16032 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TX_SNIFF_WIDTH 1
16033 #define MC_CMD_GET_CAPABILITIES_V7_OUT_NVRAM_UPDATE_REPORT_VERIFY_RESULT_OFST 20
16034 #define MC_CMD_GET_CAPABILITIES_V7_OUT_NVRAM_UPDATE_REPORT_VERIFY_RESULT_LBN 12
16035 #define MC_CMD_GET_CAPABILITIES_V7_OUT_NVRAM_UPDATE_REPORT_VERIFY_RESULT_WIDTH 1
16036 #define MC_CMD_GET_CAPABILITIES_V7_OUT_MCDI_BACKGROUND_OFST 20
16037 #define MC_CMD_GET_CAPABILITIES_V7_OUT_MCDI_BACKGROUND_LBN 13
16038 #define MC_CMD_GET_CAPABILITIES_V7_OUT_MCDI_BACKGROUND_WIDTH 1
16039 #define MC_CMD_GET_CAPABILITIES_V7_OUT_MCDI_DB_RETURN_OFST 20
16040 #define MC_CMD_GET_CAPABILITIES_V7_OUT_MCDI_DB_RETURN_LBN 14
16041 #define MC_CMD_GET_CAPABILITIES_V7_OUT_MCDI_DB_RETURN_WIDTH 1
16042 #define MC_CMD_GET_CAPABILITIES_V7_OUT_CTPIO_OFST 20
16043 #define MC_CMD_GET_CAPABILITIES_V7_OUT_CTPIO_LBN 15
16044 #define MC_CMD_GET_CAPABILITIES_V7_OUT_CTPIO_WIDTH 1
16045 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TSA_SUPPORT_OFST 20
16046 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TSA_SUPPORT_LBN 16
16047 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TSA_SUPPORT_WIDTH 1
16048 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TSA_BOUND_OFST 20
16049 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TSA_BOUND_LBN 17
16050 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TSA_BOUND_WIDTH 1
16051 #define MC_CMD_GET_CAPABILITIES_V7_OUT_SF_ADAPTER_AUTHENTICATION_OFST 20
16052 #define MC_CMD_GET_CAPABILITIES_V7_OUT_SF_ADAPTER_AUTHENTICATION_LBN 18
16053 #define MC_CMD_GET_CAPABILITIES_V7_OUT_SF_ADAPTER_AUTHENTICATION_WIDTH 1
16054 #define MC_CMD_GET_CAPABILITIES_V7_OUT_FILTER_ACTION_FLAG_OFST 20
16055 #define MC_CMD_GET_CAPABILITIES_V7_OUT_FILTER_ACTION_FLAG_LBN 19
16056 #define MC_CMD_GET_CAPABILITIES_V7_OUT_FILTER_ACTION_FLAG_WIDTH 1
16057 #define MC_CMD_GET_CAPABILITIES_V7_OUT_FILTER_ACTION_MARK_OFST 20
16058 #define MC_CMD_GET_CAPABILITIES_V7_OUT_FILTER_ACTION_MARK_LBN 20
16059 #define MC_CMD_GET_CAPABILITIES_V7_OUT_FILTER_ACTION_MARK_WIDTH 1
16060 #define MC_CMD_GET_CAPABILITIES_V7_OUT_EQUAL_STRIDE_SUPER_BUFFER_OFST 20
16061 #define MC_CMD_GET_CAPABILITIES_V7_OUT_EQUAL_STRIDE_SUPER_BUFFER_LBN 21
16062 #define MC_CMD_GET_CAPABILITIES_V7_OUT_EQUAL_STRIDE_SUPER_BUFFER_WIDTH 1
16063 #define MC_CMD_GET_CAPABILITIES_V7_OUT_EQUAL_STRIDE_PACKED_STREAM_OFST 20
16064 #define MC_CMD_GET_CAPABILITIES_V7_OUT_EQUAL_STRIDE_PACKED_STREAM_LBN 21
16065 #define MC_CMD_GET_CAPABILITIES_V7_OUT_EQUAL_STRIDE_PACKED_STREAM_WIDTH 1
16066 #define MC_CMD_GET_CAPABILITIES_V7_OUT_L3XUDP_SUPPORT_OFST 20
16067 #define MC_CMD_GET_CAPABILITIES_V7_OUT_L3XUDP_SUPPORT_LBN 22
16068 #define MC_CMD_GET_CAPABILITIES_V7_OUT_L3XUDP_SUPPORT_WIDTH 1
16069 #define MC_CMD_GET_CAPABILITIES_V7_OUT_FW_SUBVARIANT_NO_TX_CSUM_OFST 20
16070 #define MC_CMD_GET_CAPABILITIES_V7_OUT_FW_SUBVARIANT_NO_TX_CSUM_LBN 23
16071 #define MC_CMD_GET_CAPABILITIES_V7_OUT_FW_SUBVARIANT_NO_TX_CSUM_WIDTH 1
16072 #define MC_CMD_GET_CAPABILITIES_V7_OUT_VI_SPREADING_OFST 20
16073 #define MC_CMD_GET_CAPABILITIES_V7_OUT_VI_SPREADING_LBN 24
16074 #define MC_CMD_GET_CAPABILITIES_V7_OUT_VI_SPREADING_WIDTH 1
16075 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RXDP_HLB_IDLE_OFST 20
16076 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RXDP_HLB_IDLE_LBN 25
16077 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RXDP_HLB_IDLE_WIDTH 1
16078 #define MC_CMD_GET_CAPABILITIES_V7_OUT_INIT_RXQ_NO_CONT_EV_OFST 20
16079 #define MC_CMD_GET_CAPABILITIES_V7_OUT_INIT_RXQ_NO_CONT_EV_LBN 26
16080 #define MC_CMD_GET_CAPABILITIES_V7_OUT_INIT_RXQ_NO_CONT_EV_WIDTH 1
16081 #define MC_CMD_GET_CAPABILITIES_V7_OUT_INIT_RXQ_WITH_BUFFER_SIZE_OFST 20
16082 #define MC_CMD_GET_CAPABILITIES_V7_OUT_INIT_RXQ_WITH_BUFFER_SIZE_LBN 27
16083 #define MC_CMD_GET_CAPABILITIES_V7_OUT_INIT_RXQ_WITH_BUFFER_SIZE_WIDTH 1
16084 #define MC_CMD_GET_CAPABILITIES_V7_OUT_BUNDLE_UPDATE_OFST 20
16085 #define MC_CMD_GET_CAPABILITIES_V7_OUT_BUNDLE_UPDATE_LBN 28
16086 #define MC_CMD_GET_CAPABILITIES_V7_OUT_BUNDLE_UPDATE_WIDTH 1
16087 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TX_TSO_V3_OFST 20
16088 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TX_TSO_V3_LBN 29
16089 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TX_TSO_V3_WIDTH 1
16090 #define MC_CMD_GET_CAPABILITIES_V7_OUT_DYNAMIC_SENSORS_OFST 20
16091 #define MC_CMD_GET_CAPABILITIES_V7_OUT_DYNAMIC_SENSORS_LBN 30
16092 #define MC_CMD_GET_CAPABILITIES_V7_OUT_DYNAMIC_SENSORS_WIDTH 1
16093 #define MC_CMD_GET_CAPABILITIES_V7_OUT_NVRAM_UPDATE_POLL_VERIFY_RESULT_OFST 20
16094 #define MC_CMD_GET_CAPABILITIES_V7_OUT_NVRAM_UPDATE_POLL_VERIFY_RESULT_LBN 31
16095 #define MC_CMD_GET_CAPABILITIES_V7_OUT_NVRAM_UPDATE_POLL_VERIFY_RESULT_WIDTH 1
16096 /* Number of FATSOv2 contexts per datapath supported by this NIC (when
16097  * TX_TSO_V2 == 1). Not present on older firmware (check the length).
16098  */
16099 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TX_TSO_V2_N_CONTEXTS_OFST 24
16100 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TX_TSO_V2_N_CONTEXTS_LEN 2
16101 /* One byte per PF containing the number of the external port assigned to this
16102  * PF, indexed by PF number. Special values indicate that a PF is either not
16103  * present or not assigned.
16104  */
16105 #define MC_CMD_GET_CAPABILITIES_V7_OUT_PFS_TO_PORTS_ASSIGNMENT_OFST 26
16106 #define MC_CMD_GET_CAPABILITIES_V7_OUT_PFS_TO_PORTS_ASSIGNMENT_LEN 1
16107 #define MC_CMD_GET_CAPABILITIES_V7_OUT_PFS_TO_PORTS_ASSIGNMENT_NUM 16
16108 /* enum: The caller is not permitted to access information on this PF. */
16109 #define MC_CMD_GET_CAPABILITIES_V7_OUT_ACCESS_NOT_PERMITTED 0xff
16110 /* enum: PF does not exist. */
16111 #define MC_CMD_GET_CAPABILITIES_V7_OUT_PF_NOT_PRESENT 0xfe
16112 /* enum: PF does exist but is not assigned to any external port. */
16113 #define MC_CMD_GET_CAPABILITIES_V7_OUT_PF_NOT_ASSIGNED 0xfd
16114 /* enum: This value indicates that PF is assigned, but it cannot be expressed
16115  * in this field. It is intended for a possible future situation where a more
16116  * complex scheme of PFs to ports mapping is being used. The future driver
16117  * should look for a new field supporting the new scheme. The current/old
16118  * driver should treat this value as PF_NOT_ASSIGNED.
16119  */
16120 #define MC_CMD_GET_CAPABILITIES_V7_OUT_INCOMPATIBLE_ASSIGNMENT 0xfc
16121 /* One byte per PF containing the number of its VFs, indexed by PF number. A
16122  * special value indicates that a PF is not present.
16123  */
16124 #define MC_CMD_GET_CAPABILITIES_V7_OUT_NUM_VFS_PER_PF_OFST 42
16125 #define MC_CMD_GET_CAPABILITIES_V7_OUT_NUM_VFS_PER_PF_LEN 1
16126 #define MC_CMD_GET_CAPABILITIES_V7_OUT_NUM_VFS_PER_PF_NUM 16
16127 /* enum: The caller is not permitted to access information on this PF. */
16128 /*               MC_CMD_GET_CAPABILITIES_V7_OUT_ACCESS_NOT_PERMITTED 0xff */
16129 /* enum: PF does not exist. */
16130 /*               MC_CMD_GET_CAPABILITIES_V7_OUT_PF_NOT_PRESENT 0xfe */
16131 /* Number of VIs available for each external port */
16132 #define MC_CMD_GET_CAPABILITIES_V7_OUT_NUM_VIS_PER_PORT_OFST 58
16133 #define MC_CMD_GET_CAPABILITIES_V7_OUT_NUM_VIS_PER_PORT_LEN 2
16134 #define MC_CMD_GET_CAPABILITIES_V7_OUT_NUM_VIS_PER_PORT_NUM 4
16135 /* Size of RX descriptor cache expressed as binary logarithm The actual size
16136  * equals (2 ^ RX_DESC_CACHE_SIZE)
16137  */
16138 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RX_DESC_CACHE_SIZE_OFST 66
16139 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RX_DESC_CACHE_SIZE_LEN 1
16140 /* Size of TX descriptor cache expressed as binary logarithm The actual size
16141  * equals (2 ^ TX_DESC_CACHE_SIZE)
16142  */
16143 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TX_DESC_CACHE_SIZE_OFST 67
16144 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TX_DESC_CACHE_SIZE_LEN 1
16145 /* Total number of available PIO buffers */
16146 #define MC_CMD_GET_CAPABILITIES_V7_OUT_NUM_PIO_BUFFS_OFST 68
16147 #define MC_CMD_GET_CAPABILITIES_V7_OUT_NUM_PIO_BUFFS_LEN 2
16148 /* Size of a single PIO buffer */
16149 #define MC_CMD_GET_CAPABILITIES_V7_OUT_SIZE_PIO_BUFF_OFST 70
16150 #define MC_CMD_GET_CAPABILITIES_V7_OUT_SIZE_PIO_BUFF_LEN 2
16151 /* On chips later than Medford the amount of address space assigned to each VI
16152  * is configurable. This is a global setting that the driver must query to
16153  * discover the VI to address mapping. Cut-through PIO (CTPIO) is not available
16154  * with 8k VI windows.
16155  */
16156 #define MC_CMD_GET_CAPABILITIES_V7_OUT_VI_WINDOW_MODE_OFST 72
16157 #define MC_CMD_GET_CAPABILITIES_V7_OUT_VI_WINDOW_MODE_LEN 1
16158 /* enum: Each VI occupies 8k as on Huntington and Medford. PIO is at offset 4k.
16159  * CTPIO is not mapped.
16160  */
16161 #define MC_CMD_GET_CAPABILITIES_V7_OUT_VI_WINDOW_MODE_8K 0x0
16162 /* enum: Each VI occupies 16k. PIO is at offset 4k. CTPIO is at offset 12k. */
16163 #define MC_CMD_GET_CAPABILITIES_V7_OUT_VI_WINDOW_MODE_16K 0x1
16164 /* enum: Each VI occupies 64k. PIO is at offset 4k. CTPIO is at offset 12k. */
16165 #define MC_CMD_GET_CAPABILITIES_V7_OUT_VI_WINDOW_MODE_64K 0x2
16166 /* Number of vFIFOs per adapter that can be used for VFIFO Stuffing
16167  * (SF-115995-SW) in the present configuration of firmware and port mode.
16168  */
16169 #define MC_CMD_GET_CAPABILITIES_V7_OUT_VFIFO_STUFFING_NUM_VFIFOS_OFST 73
16170 #define MC_CMD_GET_CAPABILITIES_V7_OUT_VFIFO_STUFFING_NUM_VFIFOS_LEN 1
16171 /* Number of buffers per adapter that can be used for VFIFO Stuffing
16172  * (SF-115995-SW) in the present configuration of firmware and port mode.
16173  */
16174 #define MC_CMD_GET_CAPABILITIES_V7_OUT_VFIFO_STUFFING_NUM_CP_BUFFERS_OFST 74
16175 #define MC_CMD_GET_CAPABILITIES_V7_OUT_VFIFO_STUFFING_NUM_CP_BUFFERS_LEN 2
16176 /* Entry count in the MAC stats array, including the final GENERATION_END
16177  * entry. For MAC stats DMA, drivers should allocate a buffer large enough to
16178  * hold at least this many 64-bit stats values, if they wish to receive all
16179  * available stats. If the buffer is shorter than MAC_STATS_NUM_STATS * 8, the
16180  * stats array returned will be truncated.
16181  */
16182 #define MC_CMD_GET_CAPABILITIES_V7_OUT_MAC_STATS_NUM_STATS_OFST 76
16183 #define MC_CMD_GET_CAPABILITIES_V7_OUT_MAC_STATS_NUM_STATS_LEN 2
16184 /* Maximum supported value for MC_CMD_FILTER_OP_V3/MATCH_MARK_VALUE. This field
16185  * will only be non-zero if MC_CMD_GET_CAPABILITIES/FILTER_ACTION_MARK is set.
16186  */
16187 #define MC_CMD_GET_CAPABILITIES_V7_OUT_FILTER_ACTION_MARK_MAX_OFST 80
16188 #define MC_CMD_GET_CAPABILITIES_V7_OUT_FILTER_ACTION_MARK_MAX_LEN 4
16189 /* On devices where the INIT_RXQ_WITH_BUFFER_SIZE flag (in
16190  * GET_CAPABILITIES_OUT_V2) is set, drivers have to specify a buffer size when
16191  * they create an RX queue. Due to hardware limitations, only a small number of
16192  * different buffer sizes may be available concurrently. Nonzero entries in
16193  * this array are the sizes of buffers which the system guarantees will be
16194  * available for use. If the list is empty, there are no limitations on
16195  * concurrent buffer sizes.
16196  */
16197 #define MC_CMD_GET_CAPABILITIES_V7_OUT_GUARANTEED_RX_BUFFER_SIZES_OFST 84
16198 #define MC_CMD_GET_CAPABILITIES_V7_OUT_GUARANTEED_RX_BUFFER_SIZES_LEN 4
16199 #define MC_CMD_GET_CAPABILITIES_V7_OUT_GUARANTEED_RX_BUFFER_SIZES_NUM 16
16200 /* Third word of flags. Not present on older firmware (check the length). */
16201 #define MC_CMD_GET_CAPABILITIES_V7_OUT_FLAGS3_OFST 148
16202 #define MC_CMD_GET_CAPABILITIES_V7_OUT_FLAGS3_LEN 4
16203 #define MC_CMD_GET_CAPABILITIES_V7_OUT_WOL_ETHERWAKE_OFST 148
16204 #define MC_CMD_GET_CAPABILITIES_V7_OUT_WOL_ETHERWAKE_LBN 0
16205 #define MC_CMD_GET_CAPABILITIES_V7_OUT_WOL_ETHERWAKE_WIDTH 1
16206 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RSS_EVEN_SPREADING_OFST 148
16207 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RSS_EVEN_SPREADING_LBN 1
16208 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RSS_EVEN_SPREADING_WIDTH 1
16209 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RSS_SELECTABLE_TABLE_SIZE_OFST 148
16210 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RSS_SELECTABLE_TABLE_SIZE_LBN 2
16211 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RSS_SELECTABLE_TABLE_SIZE_WIDTH 1
16212 #define MC_CMD_GET_CAPABILITIES_V7_OUT_MAE_SUPPORTED_OFST 148
16213 #define MC_CMD_GET_CAPABILITIES_V7_OUT_MAE_SUPPORTED_LBN 3
16214 #define MC_CMD_GET_CAPABILITIES_V7_OUT_MAE_SUPPORTED_WIDTH 1
16215 #define MC_CMD_GET_CAPABILITIES_V7_OUT_VDPA_SUPPORTED_OFST 148
16216 #define MC_CMD_GET_CAPABILITIES_V7_OUT_VDPA_SUPPORTED_LBN 4
16217 #define MC_CMD_GET_CAPABILITIES_V7_OUT_VDPA_SUPPORTED_WIDTH 1
16218 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RX_VLAN_STRIPPING_PER_ENCAP_RULE_OFST 148
16219 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RX_VLAN_STRIPPING_PER_ENCAP_RULE_LBN 5
16220 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RX_VLAN_STRIPPING_PER_ENCAP_RULE_WIDTH 1
16221 #define MC_CMD_GET_CAPABILITIES_V7_OUT_EXTENDED_WIDTH_EVQS_SUPPORTED_OFST 148
16222 #define MC_CMD_GET_CAPABILITIES_V7_OUT_EXTENDED_WIDTH_EVQS_SUPPORTED_LBN 6
16223 #define MC_CMD_GET_CAPABILITIES_V7_OUT_EXTENDED_WIDTH_EVQS_SUPPORTED_WIDTH 1
16224 #define MC_CMD_GET_CAPABILITIES_V7_OUT_UNSOL_EV_CREDIT_SUPPORTED_OFST 148
16225 #define MC_CMD_GET_CAPABILITIES_V7_OUT_UNSOL_EV_CREDIT_SUPPORTED_LBN 7
16226 #define MC_CMD_GET_CAPABILITIES_V7_OUT_UNSOL_EV_CREDIT_SUPPORTED_WIDTH 1
16227 #define MC_CMD_GET_CAPABILITIES_V7_OUT_ENCAPSULATED_MCDI_SUPPORTED_OFST 148
16228 #define MC_CMD_GET_CAPABILITIES_V7_OUT_ENCAPSULATED_MCDI_SUPPORTED_LBN 8
16229 #define MC_CMD_GET_CAPABILITIES_V7_OUT_ENCAPSULATED_MCDI_SUPPORTED_WIDTH 1
16230 #define MC_CMD_GET_CAPABILITIES_V7_OUT_EXTERNAL_MAE_SUPPORTED_OFST 148
16231 #define MC_CMD_GET_CAPABILITIES_V7_OUT_EXTERNAL_MAE_SUPPORTED_LBN 9
16232 #define MC_CMD_GET_CAPABILITIES_V7_OUT_EXTERNAL_MAE_SUPPORTED_WIDTH 1
16233 #define MC_CMD_GET_CAPABILITIES_V7_OUT_NVRAM_UPDATE_ABORT_SUPPORTED_OFST 148
16234 #define MC_CMD_GET_CAPABILITIES_V7_OUT_NVRAM_UPDATE_ABORT_SUPPORTED_LBN 10
16235 #define MC_CMD_GET_CAPABILITIES_V7_OUT_NVRAM_UPDATE_ABORT_SUPPORTED_WIDTH 1
16236 #define MC_CMD_GET_CAPABILITIES_V7_OUT_MAE_ACTION_SET_ALLOC_V2_SUPPORTED_OFST 148
16237 #define MC_CMD_GET_CAPABILITIES_V7_OUT_MAE_ACTION_SET_ALLOC_V2_SUPPORTED_LBN 11
16238 #define MC_CMD_GET_CAPABILITIES_V7_OUT_MAE_ACTION_SET_ALLOC_V2_SUPPORTED_WIDTH 1
16239
16240 /* MC_CMD_GET_CAPABILITIES_V8_OUT msgresponse */
16241 #define MC_CMD_GET_CAPABILITIES_V8_OUT_LEN 160
16242 /* First word of flags. */
16243 #define MC_CMD_GET_CAPABILITIES_V8_OUT_FLAGS1_OFST 0
16244 #define MC_CMD_GET_CAPABILITIES_V8_OUT_FLAGS1_LEN 4
16245 #define MC_CMD_GET_CAPABILITIES_V8_OUT_VPORT_RECONFIGURE_OFST 0
16246 #define MC_CMD_GET_CAPABILITIES_V8_OUT_VPORT_RECONFIGURE_LBN 3
16247 #define MC_CMD_GET_CAPABILITIES_V8_OUT_VPORT_RECONFIGURE_WIDTH 1
16248 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TX_STRIPING_OFST 0
16249 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TX_STRIPING_LBN 4
16250 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TX_STRIPING_WIDTH 1
16251 #define MC_CMD_GET_CAPABILITIES_V8_OUT_VADAPTOR_QUERY_OFST 0
16252 #define MC_CMD_GET_CAPABILITIES_V8_OUT_VADAPTOR_QUERY_LBN 5
16253 #define MC_CMD_GET_CAPABILITIES_V8_OUT_VADAPTOR_QUERY_WIDTH 1
16254 #define MC_CMD_GET_CAPABILITIES_V8_OUT_EVB_PORT_VLAN_RESTRICT_OFST 0
16255 #define MC_CMD_GET_CAPABILITIES_V8_OUT_EVB_PORT_VLAN_RESTRICT_LBN 6
16256 #define MC_CMD_GET_CAPABILITIES_V8_OUT_EVB_PORT_VLAN_RESTRICT_WIDTH 1
16257 #define MC_CMD_GET_CAPABILITIES_V8_OUT_DRV_ATTACH_PREBOOT_OFST 0
16258 #define MC_CMD_GET_CAPABILITIES_V8_OUT_DRV_ATTACH_PREBOOT_LBN 7
16259 #define MC_CMD_GET_CAPABILITIES_V8_OUT_DRV_ATTACH_PREBOOT_WIDTH 1
16260 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RX_FORCE_EVENT_MERGING_OFST 0
16261 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RX_FORCE_EVENT_MERGING_LBN 8
16262 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RX_FORCE_EVENT_MERGING_WIDTH 1
16263 #define MC_CMD_GET_CAPABILITIES_V8_OUT_SET_MAC_ENHANCED_OFST 0
16264 #define MC_CMD_GET_CAPABILITIES_V8_OUT_SET_MAC_ENHANCED_LBN 9
16265 #define MC_CMD_GET_CAPABILITIES_V8_OUT_SET_MAC_ENHANCED_WIDTH 1
16266 #define MC_CMD_GET_CAPABILITIES_V8_OUT_UNKNOWN_UCAST_DST_FILTER_ALWAYS_MULTI_RECIPIENT_OFST 0
16267 #define MC_CMD_GET_CAPABILITIES_V8_OUT_UNKNOWN_UCAST_DST_FILTER_ALWAYS_MULTI_RECIPIENT_LBN 10
16268 #define MC_CMD_GET_CAPABILITIES_V8_OUT_UNKNOWN_UCAST_DST_FILTER_ALWAYS_MULTI_RECIPIENT_WIDTH 1
16269 #define MC_CMD_GET_CAPABILITIES_V8_OUT_VADAPTOR_PERMIT_SET_MAC_WHEN_FILTERS_INSTALLED_OFST 0
16270 #define MC_CMD_GET_CAPABILITIES_V8_OUT_VADAPTOR_PERMIT_SET_MAC_WHEN_FILTERS_INSTALLED_LBN 11
16271 #define MC_CMD_GET_CAPABILITIES_V8_OUT_VADAPTOR_PERMIT_SET_MAC_WHEN_FILTERS_INSTALLED_WIDTH 1
16272 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TX_MAC_SECURITY_FILTERING_OFST 0
16273 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TX_MAC_SECURITY_FILTERING_LBN 12
16274 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TX_MAC_SECURITY_FILTERING_WIDTH 1
16275 #define MC_CMD_GET_CAPABILITIES_V8_OUT_ADDITIONAL_RSS_MODES_OFST 0
16276 #define MC_CMD_GET_CAPABILITIES_V8_OUT_ADDITIONAL_RSS_MODES_LBN 13
16277 #define MC_CMD_GET_CAPABILITIES_V8_OUT_ADDITIONAL_RSS_MODES_WIDTH 1
16278 #define MC_CMD_GET_CAPABILITIES_V8_OUT_QBB_OFST 0
16279 #define MC_CMD_GET_CAPABILITIES_V8_OUT_QBB_LBN 14
16280 #define MC_CMD_GET_CAPABILITIES_V8_OUT_QBB_WIDTH 1
16281 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RX_PACKED_STREAM_VAR_BUFFERS_OFST 0
16282 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RX_PACKED_STREAM_VAR_BUFFERS_LBN 15
16283 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RX_PACKED_STREAM_VAR_BUFFERS_WIDTH 1
16284 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RX_RSS_LIMITED_OFST 0
16285 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RX_RSS_LIMITED_LBN 16
16286 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RX_RSS_LIMITED_WIDTH 1
16287 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RX_PACKED_STREAM_OFST 0
16288 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RX_PACKED_STREAM_LBN 17
16289 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RX_PACKED_STREAM_WIDTH 1
16290 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RX_INCLUDE_FCS_OFST 0
16291 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RX_INCLUDE_FCS_LBN 18
16292 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RX_INCLUDE_FCS_WIDTH 1
16293 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TX_VLAN_INSERTION_OFST 0
16294 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TX_VLAN_INSERTION_LBN 19
16295 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TX_VLAN_INSERTION_WIDTH 1
16296 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RX_VLAN_STRIPPING_OFST 0
16297 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RX_VLAN_STRIPPING_LBN 20
16298 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RX_VLAN_STRIPPING_WIDTH 1
16299 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TX_TSO_OFST 0
16300 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TX_TSO_LBN 21
16301 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TX_TSO_WIDTH 1
16302 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RX_PREFIX_LEN_0_OFST 0
16303 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RX_PREFIX_LEN_0_LBN 22
16304 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RX_PREFIX_LEN_0_WIDTH 1
16305 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RX_PREFIX_LEN_14_OFST 0
16306 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RX_PREFIX_LEN_14_LBN 23
16307 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RX_PREFIX_LEN_14_WIDTH 1
16308 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RX_TIMESTAMP_OFST 0
16309 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RX_TIMESTAMP_LBN 24
16310 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RX_TIMESTAMP_WIDTH 1
16311 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RX_BATCHING_OFST 0
16312 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RX_BATCHING_LBN 25
16313 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RX_BATCHING_WIDTH 1
16314 #define MC_CMD_GET_CAPABILITIES_V8_OUT_MCAST_FILTER_CHAINING_OFST 0
16315 #define MC_CMD_GET_CAPABILITIES_V8_OUT_MCAST_FILTER_CHAINING_LBN 26
16316 #define MC_CMD_GET_CAPABILITIES_V8_OUT_MCAST_FILTER_CHAINING_WIDTH 1
16317 #define MC_CMD_GET_CAPABILITIES_V8_OUT_PM_AND_RXDP_COUNTERS_OFST 0
16318 #define MC_CMD_GET_CAPABILITIES_V8_OUT_PM_AND_RXDP_COUNTERS_LBN 27
16319 #define MC_CMD_GET_CAPABILITIES_V8_OUT_PM_AND_RXDP_COUNTERS_WIDTH 1
16320 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RX_DISABLE_SCATTER_OFST 0
16321 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RX_DISABLE_SCATTER_LBN 28
16322 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RX_DISABLE_SCATTER_WIDTH 1
16323 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TX_MCAST_UDP_LOOPBACK_OFST 0
16324 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TX_MCAST_UDP_LOOPBACK_LBN 29
16325 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TX_MCAST_UDP_LOOPBACK_WIDTH 1
16326 #define MC_CMD_GET_CAPABILITIES_V8_OUT_EVB_OFST 0
16327 #define MC_CMD_GET_CAPABILITIES_V8_OUT_EVB_LBN 30
16328 #define MC_CMD_GET_CAPABILITIES_V8_OUT_EVB_WIDTH 1
16329 #define MC_CMD_GET_CAPABILITIES_V8_OUT_VXLAN_NVGRE_OFST 0
16330 #define MC_CMD_GET_CAPABILITIES_V8_OUT_VXLAN_NVGRE_LBN 31
16331 #define MC_CMD_GET_CAPABILITIES_V8_OUT_VXLAN_NVGRE_WIDTH 1
16332 /* RxDPCPU firmware id. */
16333 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RX_DPCPU_FW_ID_OFST 4
16334 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RX_DPCPU_FW_ID_LEN 2
16335 /* enum: Standard RXDP firmware */
16336 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RXDP 0x0
16337 /* enum: Low latency RXDP firmware */
16338 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RXDP_LOW_LATENCY 0x1
16339 /* enum: Packed stream RXDP firmware */
16340 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RXDP_PACKED_STREAM 0x2
16341 /* enum: Rules engine RXDP firmware */
16342 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RXDP_RULES_ENGINE 0x5
16343 /* enum: DPDK RXDP firmware */
16344 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RXDP_DPDK 0x6
16345 /* enum: BIST RXDP firmware */
16346 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RXDP_BIST 0x10a
16347 /* enum: RXDP Test firmware image 1 */
16348 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RXDP_TEST_FW_TO_MC_CUT_THROUGH 0x101
16349 /* enum: RXDP Test firmware image 2 */
16350 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RXDP_TEST_FW_TO_MC_STORE_FORWARD 0x102
16351 /* enum: RXDP Test firmware image 3 */
16352 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RXDP_TEST_FW_TO_MC_STORE_FORWARD_FIRST 0x103
16353 /* enum: RXDP Test firmware image 4 */
16354 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RXDP_TEST_EVERY_EVENT_BATCHABLE 0x104
16355 /* enum: RXDP Test firmware image 5 */
16356 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RXDP_TEST_BACKPRESSURE 0x105
16357 /* enum: RXDP Test firmware image 6 */
16358 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RXDP_TEST_FW_PACKET_EDITS 0x106
16359 /* enum: RXDP Test firmware image 7 */
16360 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RXDP_TEST_FW_RX_HDR_SPLIT 0x107
16361 /* enum: RXDP Test firmware image 8 */
16362 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RXDP_TEST_FW_DISABLE_DL 0x108
16363 /* enum: RXDP Test firmware image 9 */
16364 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RXDP_TEST_FW_DOORBELL_DELAY 0x10b
16365 /* enum: RXDP Test firmware image 10 */
16366 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RXDP_TEST_FW_SLOW 0x10c
16367 /* TxDPCPU firmware id. */
16368 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TX_DPCPU_FW_ID_OFST 6
16369 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TX_DPCPU_FW_ID_LEN 2
16370 /* enum: Standard TXDP firmware */
16371 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TXDP 0x0
16372 /* enum: Low latency TXDP firmware */
16373 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TXDP_LOW_LATENCY 0x1
16374 /* enum: High packet rate TXDP firmware */
16375 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TXDP_HIGH_PACKET_RATE 0x3
16376 /* enum: Rules engine TXDP firmware */
16377 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TXDP_RULES_ENGINE 0x5
16378 /* enum: DPDK TXDP firmware */
16379 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TXDP_DPDK 0x6
16380 /* enum: BIST TXDP firmware */
16381 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TXDP_BIST 0x12d
16382 /* enum: TXDP Test firmware image 1 */
16383 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TXDP_TEST_FW_TSO_EDIT 0x101
16384 /* enum: TXDP Test firmware image 2 */
16385 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TXDP_TEST_FW_PACKET_EDITS 0x102
16386 /* enum: TXDP CSR bus test firmware */
16387 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TXDP_TEST_FW_CSR 0x103
16388 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RXPD_FW_VERSION_OFST 8
16389 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RXPD_FW_VERSION_LEN 2
16390 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RXPD_FW_VERSION_REV_OFST 8
16391 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RXPD_FW_VERSION_REV_LBN 0
16392 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RXPD_FW_VERSION_REV_WIDTH 12
16393 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RXPD_FW_VERSION_TYPE_OFST 8
16394 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RXPD_FW_VERSION_TYPE_LBN 12
16395 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RXPD_FW_VERSION_TYPE_WIDTH 4
16396 /* enum: reserved value - do not use (may indicate alternative interpretation
16397  * of REV field in future)
16398  */
16399 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RXPD_FW_TYPE_RESERVED 0x0
16400 /* enum: Trivial RX PD firmware for early Huntington development (Huntington
16401  * development only)
16402  */
16403 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RXPD_FW_TYPE_FIRST_PKT 0x1
16404 /* enum: RX PD firmware for telemetry prototyping (Medford2 development only)
16405  */
16406 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RXPD_FW_TYPE_TESTFW_TELEMETRY 0x1
16407 /* enum: RX PD firmware with approximately Siena-compatible behaviour
16408  * (Huntington development only)
16409  */
16410 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RXPD_FW_TYPE_SIENA_COMPAT 0x2
16411 /* enum: Full featured RX PD production firmware */
16412 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RXPD_FW_TYPE_FULL_FEATURED 0x3
16413 /* enum: (deprecated original name for the FULL_FEATURED variant) */
16414 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RXPD_FW_TYPE_VSWITCH 0x3
16415 /* enum: siena_compat variant RX PD firmware using PM rather than MAC
16416  * (Huntington development only)
16417  */
16418 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RXPD_FW_TYPE_SIENA_COMPAT_PM 0x4
16419 /* enum: Low latency RX PD production firmware */
16420 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RXPD_FW_TYPE_LOW_LATENCY 0x5
16421 /* enum: Packed stream RX PD production firmware */
16422 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RXPD_FW_TYPE_PACKED_STREAM 0x6
16423 /* enum: RX PD firmware handling layer 2 only for high packet rate performance
16424  * tests (Medford development only)
16425  */
16426 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RXPD_FW_TYPE_LAYER2_PERF 0x7
16427 /* enum: Rules engine RX PD production firmware */
16428 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RXPD_FW_TYPE_RULES_ENGINE 0x8
16429 /* enum: Custom firmware variant (see SF-119495-PD and bug69716) */
16430 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RXPD_FW_TYPE_L3XUDP 0x9
16431 /* enum: DPDK RX PD production firmware */
16432 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RXPD_FW_TYPE_DPDK 0xa
16433 /* enum: RX PD firmware for GUE parsing prototype (Medford development only) */
16434 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RXPD_FW_TYPE_TESTFW_GUE_PROTOTYPE 0xe
16435 /* enum: RX PD firmware parsing but not filtering network overlay tunnel
16436  * encapsulations (Medford development only)
16437  */
16438 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RXPD_FW_TYPE_TESTFW_ENCAP_PARSING_ONLY 0xf
16439 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TXPD_FW_VERSION_OFST 10
16440 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TXPD_FW_VERSION_LEN 2
16441 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TXPD_FW_VERSION_REV_OFST 10
16442 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TXPD_FW_VERSION_REV_LBN 0
16443 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TXPD_FW_VERSION_REV_WIDTH 12
16444 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TXPD_FW_VERSION_TYPE_OFST 10
16445 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TXPD_FW_VERSION_TYPE_LBN 12
16446 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TXPD_FW_VERSION_TYPE_WIDTH 4
16447 /* enum: reserved value - do not use (may indicate alternative interpretation
16448  * of REV field in future)
16449  */
16450 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TXPD_FW_TYPE_RESERVED 0x0
16451 /* enum: Trivial TX PD firmware for early Huntington development (Huntington
16452  * development only)
16453  */
16454 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TXPD_FW_TYPE_FIRST_PKT 0x1
16455 /* enum: TX PD firmware for telemetry prototyping (Medford2 development only)
16456  */
16457 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TXPD_FW_TYPE_TESTFW_TELEMETRY 0x1
16458 /* enum: TX PD firmware with approximately Siena-compatible behaviour
16459  * (Huntington development only)
16460  */
16461 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TXPD_FW_TYPE_SIENA_COMPAT 0x2
16462 /* enum: Full featured TX PD production firmware */
16463 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TXPD_FW_TYPE_FULL_FEATURED 0x3
16464 /* enum: (deprecated original name for the FULL_FEATURED variant) */
16465 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TXPD_FW_TYPE_VSWITCH 0x3
16466 /* enum: siena_compat variant TX PD firmware using PM rather than MAC
16467  * (Huntington development only)
16468  */
16469 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TXPD_FW_TYPE_SIENA_COMPAT_PM 0x4
16470 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TXPD_FW_TYPE_LOW_LATENCY 0x5 /* enum */
16471 /* enum: TX PD firmware handling layer 2 only for high packet rate performance
16472  * tests (Medford development only)
16473  */
16474 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TXPD_FW_TYPE_LAYER2_PERF 0x7
16475 /* enum: Rules engine TX PD production firmware */
16476 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TXPD_FW_TYPE_RULES_ENGINE 0x8
16477 /* enum: Custom firmware variant (see SF-119495-PD and bug69716) */
16478 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TXPD_FW_TYPE_L3XUDP 0x9
16479 /* enum: DPDK TX PD production firmware */
16480 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TXPD_FW_TYPE_DPDK 0xa
16481 /* enum: RX PD firmware for GUE parsing prototype (Medford development only) */
16482 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TXPD_FW_TYPE_TESTFW_GUE_PROTOTYPE 0xe
16483 /* Hardware capabilities of NIC */
16484 #define MC_CMD_GET_CAPABILITIES_V8_OUT_HW_CAPABILITIES_OFST 12
16485 #define MC_CMD_GET_CAPABILITIES_V8_OUT_HW_CAPABILITIES_LEN 4
16486 /* Licensed capabilities */
16487 #define MC_CMD_GET_CAPABILITIES_V8_OUT_LICENSE_CAPABILITIES_OFST 16
16488 #define MC_CMD_GET_CAPABILITIES_V8_OUT_LICENSE_CAPABILITIES_LEN 4
16489 /* Second word of flags. Not present on older firmware (check the length). */
16490 #define MC_CMD_GET_CAPABILITIES_V8_OUT_FLAGS2_OFST 20
16491 #define MC_CMD_GET_CAPABILITIES_V8_OUT_FLAGS2_LEN 4
16492 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TX_TSO_V2_OFST 20
16493 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TX_TSO_V2_LBN 0
16494 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TX_TSO_V2_WIDTH 1
16495 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TX_TSO_V2_ENCAP_OFST 20
16496 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TX_TSO_V2_ENCAP_LBN 1
16497 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TX_TSO_V2_ENCAP_WIDTH 1
16498 #define MC_CMD_GET_CAPABILITIES_V8_OUT_EVQ_TIMER_CTRL_OFST 20
16499 #define MC_CMD_GET_CAPABILITIES_V8_OUT_EVQ_TIMER_CTRL_LBN 2
16500 #define MC_CMD_GET_CAPABILITIES_V8_OUT_EVQ_TIMER_CTRL_WIDTH 1
16501 #define MC_CMD_GET_CAPABILITIES_V8_OUT_EVENT_CUT_THROUGH_OFST 20
16502 #define MC_CMD_GET_CAPABILITIES_V8_OUT_EVENT_CUT_THROUGH_LBN 3
16503 #define MC_CMD_GET_CAPABILITIES_V8_OUT_EVENT_CUT_THROUGH_WIDTH 1
16504 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RX_CUT_THROUGH_OFST 20
16505 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RX_CUT_THROUGH_LBN 4
16506 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RX_CUT_THROUGH_WIDTH 1
16507 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TX_VFIFO_ULL_MODE_OFST 20
16508 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TX_VFIFO_ULL_MODE_LBN 5
16509 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TX_VFIFO_ULL_MODE_WIDTH 1
16510 #define MC_CMD_GET_CAPABILITIES_V8_OUT_MAC_STATS_40G_TX_SIZE_BINS_OFST 20
16511 #define MC_CMD_GET_CAPABILITIES_V8_OUT_MAC_STATS_40G_TX_SIZE_BINS_LBN 6
16512 #define MC_CMD_GET_CAPABILITIES_V8_OUT_MAC_STATS_40G_TX_SIZE_BINS_WIDTH 1
16513 #define MC_CMD_GET_CAPABILITIES_V8_OUT_INIT_EVQ_TYPE_SUPPORTED_OFST 20
16514 #define MC_CMD_GET_CAPABILITIES_V8_OUT_INIT_EVQ_TYPE_SUPPORTED_LBN 7
16515 #define MC_CMD_GET_CAPABILITIES_V8_OUT_INIT_EVQ_TYPE_SUPPORTED_WIDTH 1
16516 #define MC_CMD_GET_CAPABILITIES_V8_OUT_INIT_EVQ_V2_OFST 20
16517 #define MC_CMD_GET_CAPABILITIES_V8_OUT_INIT_EVQ_V2_LBN 7
16518 #define MC_CMD_GET_CAPABILITIES_V8_OUT_INIT_EVQ_V2_WIDTH 1
16519 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TX_MAC_TIMESTAMPING_OFST 20
16520 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TX_MAC_TIMESTAMPING_LBN 8
16521 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TX_MAC_TIMESTAMPING_WIDTH 1
16522 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TX_TIMESTAMP_OFST 20
16523 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TX_TIMESTAMP_LBN 9
16524 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TX_TIMESTAMP_WIDTH 1
16525 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RX_SNIFF_OFST 20
16526 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RX_SNIFF_LBN 10
16527 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RX_SNIFF_WIDTH 1
16528 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TX_SNIFF_OFST 20
16529 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TX_SNIFF_LBN 11
16530 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TX_SNIFF_WIDTH 1
16531 #define MC_CMD_GET_CAPABILITIES_V8_OUT_NVRAM_UPDATE_REPORT_VERIFY_RESULT_OFST 20
16532 #define MC_CMD_GET_CAPABILITIES_V8_OUT_NVRAM_UPDATE_REPORT_VERIFY_RESULT_LBN 12
16533 #define MC_CMD_GET_CAPABILITIES_V8_OUT_NVRAM_UPDATE_REPORT_VERIFY_RESULT_WIDTH 1
16534 #define MC_CMD_GET_CAPABILITIES_V8_OUT_MCDI_BACKGROUND_OFST 20
16535 #define MC_CMD_GET_CAPABILITIES_V8_OUT_MCDI_BACKGROUND_LBN 13
16536 #define MC_CMD_GET_CAPABILITIES_V8_OUT_MCDI_BACKGROUND_WIDTH 1
16537 #define MC_CMD_GET_CAPABILITIES_V8_OUT_MCDI_DB_RETURN_OFST 20
16538 #define MC_CMD_GET_CAPABILITIES_V8_OUT_MCDI_DB_RETURN_LBN 14
16539 #define MC_CMD_GET_CAPABILITIES_V8_OUT_MCDI_DB_RETURN_WIDTH 1
16540 #define MC_CMD_GET_CAPABILITIES_V8_OUT_CTPIO_OFST 20
16541 #define MC_CMD_GET_CAPABILITIES_V8_OUT_CTPIO_LBN 15
16542 #define MC_CMD_GET_CAPABILITIES_V8_OUT_CTPIO_WIDTH 1
16543 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TSA_SUPPORT_OFST 20
16544 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TSA_SUPPORT_LBN 16
16545 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TSA_SUPPORT_WIDTH 1
16546 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TSA_BOUND_OFST 20
16547 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TSA_BOUND_LBN 17
16548 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TSA_BOUND_WIDTH 1
16549 #define MC_CMD_GET_CAPABILITIES_V8_OUT_SF_ADAPTER_AUTHENTICATION_OFST 20
16550 #define MC_CMD_GET_CAPABILITIES_V8_OUT_SF_ADAPTER_AUTHENTICATION_LBN 18
16551 #define MC_CMD_GET_CAPABILITIES_V8_OUT_SF_ADAPTER_AUTHENTICATION_WIDTH 1
16552 #define MC_CMD_GET_CAPABILITIES_V8_OUT_FILTER_ACTION_FLAG_OFST 20
16553 #define MC_CMD_GET_CAPABILITIES_V8_OUT_FILTER_ACTION_FLAG_LBN 19
16554 #define MC_CMD_GET_CAPABILITIES_V8_OUT_FILTER_ACTION_FLAG_WIDTH 1
16555 #define MC_CMD_GET_CAPABILITIES_V8_OUT_FILTER_ACTION_MARK_OFST 20
16556 #define MC_CMD_GET_CAPABILITIES_V8_OUT_FILTER_ACTION_MARK_LBN 20
16557 #define MC_CMD_GET_CAPABILITIES_V8_OUT_FILTER_ACTION_MARK_WIDTH 1
16558 #define MC_CMD_GET_CAPABILITIES_V8_OUT_EQUAL_STRIDE_SUPER_BUFFER_OFST 20
16559 #define MC_CMD_GET_CAPABILITIES_V8_OUT_EQUAL_STRIDE_SUPER_BUFFER_LBN 21
16560 #define MC_CMD_GET_CAPABILITIES_V8_OUT_EQUAL_STRIDE_SUPER_BUFFER_WIDTH 1
16561 #define MC_CMD_GET_CAPABILITIES_V8_OUT_EQUAL_STRIDE_PACKED_STREAM_OFST 20
16562 #define MC_CMD_GET_CAPABILITIES_V8_OUT_EQUAL_STRIDE_PACKED_STREAM_LBN 21
16563 #define MC_CMD_GET_CAPABILITIES_V8_OUT_EQUAL_STRIDE_PACKED_STREAM_WIDTH 1
16564 #define MC_CMD_GET_CAPABILITIES_V8_OUT_L3XUDP_SUPPORT_OFST 20
16565 #define MC_CMD_GET_CAPABILITIES_V8_OUT_L3XUDP_SUPPORT_LBN 22
16566 #define MC_CMD_GET_CAPABILITIES_V8_OUT_L3XUDP_SUPPORT_WIDTH 1
16567 #define MC_CMD_GET_CAPABILITIES_V8_OUT_FW_SUBVARIANT_NO_TX_CSUM_OFST 20
16568 #define MC_CMD_GET_CAPABILITIES_V8_OUT_FW_SUBVARIANT_NO_TX_CSUM_LBN 23
16569 #define MC_CMD_GET_CAPABILITIES_V8_OUT_FW_SUBVARIANT_NO_TX_CSUM_WIDTH 1
16570 #define MC_CMD_GET_CAPABILITIES_V8_OUT_VI_SPREADING_OFST 20
16571 #define MC_CMD_GET_CAPABILITIES_V8_OUT_VI_SPREADING_LBN 24
16572 #define MC_CMD_GET_CAPABILITIES_V8_OUT_VI_SPREADING_WIDTH 1
16573 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RXDP_HLB_IDLE_OFST 20
16574 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RXDP_HLB_IDLE_LBN 25
16575 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RXDP_HLB_IDLE_WIDTH 1
16576 #define MC_CMD_GET_CAPABILITIES_V8_OUT_INIT_RXQ_NO_CONT_EV_OFST 20
16577 #define MC_CMD_GET_CAPABILITIES_V8_OUT_INIT_RXQ_NO_CONT_EV_LBN 26
16578 #define MC_CMD_GET_CAPABILITIES_V8_OUT_INIT_RXQ_NO_CONT_EV_WIDTH 1
16579 #define MC_CMD_GET_CAPABILITIES_V8_OUT_INIT_RXQ_WITH_BUFFER_SIZE_OFST 20
16580 #define MC_CMD_GET_CAPABILITIES_V8_OUT_INIT_RXQ_WITH_BUFFER_SIZE_LBN 27
16581 #define MC_CMD_GET_CAPABILITIES_V8_OUT_INIT_RXQ_WITH_BUFFER_SIZE_WIDTH 1
16582 #define MC_CMD_GET_CAPABILITIES_V8_OUT_BUNDLE_UPDATE_OFST 20
16583 #define MC_CMD_GET_CAPABILITIES_V8_OUT_BUNDLE_UPDATE_LBN 28
16584 #define MC_CMD_GET_CAPABILITIES_V8_OUT_BUNDLE_UPDATE_WIDTH 1
16585 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TX_TSO_V3_OFST 20
16586 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TX_TSO_V3_LBN 29
16587 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TX_TSO_V3_WIDTH 1
16588 #define MC_CMD_GET_CAPABILITIES_V8_OUT_DYNAMIC_SENSORS_OFST 20
16589 #define MC_CMD_GET_CAPABILITIES_V8_OUT_DYNAMIC_SENSORS_LBN 30
16590 #define MC_CMD_GET_CAPABILITIES_V8_OUT_DYNAMIC_SENSORS_WIDTH 1
16591 #define MC_CMD_GET_CAPABILITIES_V8_OUT_NVRAM_UPDATE_POLL_VERIFY_RESULT_OFST 20
16592 #define MC_CMD_GET_CAPABILITIES_V8_OUT_NVRAM_UPDATE_POLL_VERIFY_RESULT_LBN 31
16593 #define MC_CMD_GET_CAPABILITIES_V8_OUT_NVRAM_UPDATE_POLL_VERIFY_RESULT_WIDTH 1
16594 /* Number of FATSOv2 contexts per datapath supported by this NIC (when
16595  * TX_TSO_V2 == 1). Not present on older firmware (check the length).
16596  */
16597 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TX_TSO_V2_N_CONTEXTS_OFST 24
16598 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TX_TSO_V2_N_CONTEXTS_LEN 2
16599 /* One byte per PF containing the number of the external port assigned to this
16600  * PF, indexed by PF number. Special values indicate that a PF is either not
16601  * present or not assigned.
16602  */
16603 #define MC_CMD_GET_CAPABILITIES_V8_OUT_PFS_TO_PORTS_ASSIGNMENT_OFST 26
16604 #define MC_CMD_GET_CAPABILITIES_V8_OUT_PFS_TO_PORTS_ASSIGNMENT_LEN 1
16605 #define MC_CMD_GET_CAPABILITIES_V8_OUT_PFS_TO_PORTS_ASSIGNMENT_NUM 16
16606 /* enum: The caller is not permitted to access information on this PF. */
16607 #define MC_CMD_GET_CAPABILITIES_V8_OUT_ACCESS_NOT_PERMITTED 0xff
16608 /* enum: PF does not exist. */
16609 #define MC_CMD_GET_CAPABILITIES_V8_OUT_PF_NOT_PRESENT 0xfe
16610 /* enum: PF does exist but is not assigned to any external port. */
16611 #define MC_CMD_GET_CAPABILITIES_V8_OUT_PF_NOT_ASSIGNED 0xfd
16612 /* enum: This value indicates that PF is assigned, but it cannot be expressed
16613  * in this field. It is intended for a possible future situation where a more
16614  * complex scheme of PFs to ports mapping is being used. The future driver
16615  * should look for a new field supporting the new scheme. The current/old
16616  * driver should treat this value as PF_NOT_ASSIGNED.
16617  */
16618 #define MC_CMD_GET_CAPABILITIES_V8_OUT_INCOMPATIBLE_ASSIGNMENT 0xfc
16619 /* One byte per PF containing the number of its VFs, indexed by PF number. A
16620  * special value indicates that a PF is not present.
16621  */
16622 #define MC_CMD_GET_CAPABILITIES_V8_OUT_NUM_VFS_PER_PF_OFST 42
16623 #define MC_CMD_GET_CAPABILITIES_V8_OUT_NUM_VFS_PER_PF_LEN 1
16624 #define MC_CMD_GET_CAPABILITIES_V8_OUT_NUM_VFS_PER_PF_NUM 16
16625 /* enum: The caller is not permitted to access information on this PF. */
16626 /*               MC_CMD_GET_CAPABILITIES_V8_OUT_ACCESS_NOT_PERMITTED 0xff */
16627 /* enum: PF does not exist. */
16628 /*               MC_CMD_GET_CAPABILITIES_V8_OUT_PF_NOT_PRESENT 0xfe */
16629 /* Number of VIs available for each external port */
16630 #define MC_CMD_GET_CAPABILITIES_V8_OUT_NUM_VIS_PER_PORT_OFST 58
16631 #define MC_CMD_GET_CAPABILITIES_V8_OUT_NUM_VIS_PER_PORT_LEN 2
16632 #define MC_CMD_GET_CAPABILITIES_V8_OUT_NUM_VIS_PER_PORT_NUM 4
16633 /* Size of RX descriptor cache expressed as binary logarithm The actual size
16634  * equals (2 ^ RX_DESC_CACHE_SIZE)
16635  */
16636 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RX_DESC_CACHE_SIZE_OFST 66
16637 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RX_DESC_CACHE_SIZE_LEN 1
16638 /* Size of TX descriptor cache expressed as binary logarithm The actual size
16639  * equals (2 ^ TX_DESC_CACHE_SIZE)
16640  */
16641 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TX_DESC_CACHE_SIZE_OFST 67
16642 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TX_DESC_CACHE_SIZE_LEN 1
16643 /* Total number of available PIO buffers */
16644 #define MC_CMD_GET_CAPABILITIES_V8_OUT_NUM_PIO_BUFFS_OFST 68
16645 #define MC_CMD_GET_CAPABILITIES_V8_OUT_NUM_PIO_BUFFS_LEN 2
16646 /* Size of a single PIO buffer */
16647 #define MC_CMD_GET_CAPABILITIES_V8_OUT_SIZE_PIO_BUFF_OFST 70
16648 #define MC_CMD_GET_CAPABILITIES_V8_OUT_SIZE_PIO_BUFF_LEN 2
16649 /* On chips later than Medford the amount of address space assigned to each VI
16650  * is configurable. This is a global setting that the driver must query to
16651  * discover the VI to address mapping. Cut-through PIO (CTPIO) is not available
16652  * with 8k VI windows.
16653  */
16654 #define MC_CMD_GET_CAPABILITIES_V8_OUT_VI_WINDOW_MODE_OFST 72
16655 #define MC_CMD_GET_CAPABILITIES_V8_OUT_VI_WINDOW_MODE_LEN 1
16656 /* enum: Each VI occupies 8k as on Huntington and Medford. PIO is at offset 4k.
16657  * CTPIO is not mapped.
16658  */
16659 #define MC_CMD_GET_CAPABILITIES_V8_OUT_VI_WINDOW_MODE_8K 0x0
16660 /* enum: Each VI occupies 16k. PIO is at offset 4k. CTPIO is at offset 12k. */
16661 #define MC_CMD_GET_CAPABILITIES_V8_OUT_VI_WINDOW_MODE_16K 0x1
16662 /* enum: Each VI occupies 64k. PIO is at offset 4k. CTPIO is at offset 12k. */
16663 #define MC_CMD_GET_CAPABILITIES_V8_OUT_VI_WINDOW_MODE_64K 0x2
16664 /* Number of vFIFOs per adapter that can be used for VFIFO Stuffing
16665  * (SF-115995-SW) in the present configuration of firmware and port mode.
16666  */
16667 #define MC_CMD_GET_CAPABILITIES_V8_OUT_VFIFO_STUFFING_NUM_VFIFOS_OFST 73
16668 #define MC_CMD_GET_CAPABILITIES_V8_OUT_VFIFO_STUFFING_NUM_VFIFOS_LEN 1
16669 /* Number of buffers per adapter that can be used for VFIFO Stuffing
16670  * (SF-115995-SW) in the present configuration of firmware and port mode.
16671  */
16672 #define MC_CMD_GET_CAPABILITIES_V8_OUT_VFIFO_STUFFING_NUM_CP_BUFFERS_OFST 74
16673 #define MC_CMD_GET_CAPABILITIES_V8_OUT_VFIFO_STUFFING_NUM_CP_BUFFERS_LEN 2
16674 /* Entry count in the MAC stats array, including the final GENERATION_END
16675  * entry. For MAC stats DMA, drivers should allocate a buffer large enough to
16676  * hold at least this many 64-bit stats values, if they wish to receive all
16677  * available stats. If the buffer is shorter than MAC_STATS_NUM_STATS * 8, the
16678  * stats array returned will be truncated.
16679  */
16680 #define MC_CMD_GET_CAPABILITIES_V8_OUT_MAC_STATS_NUM_STATS_OFST 76
16681 #define MC_CMD_GET_CAPABILITIES_V8_OUT_MAC_STATS_NUM_STATS_LEN 2
16682 /* Maximum supported value for MC_CMD_FILTER_OP_V3/MATCH_MARK_VALUE. This field
16683  * will only be non-zero if MC_CMD_GET_CAPABILITIES/FILTER_ACTION_MARK is set.
16684  */
16685 #define MC_CMD_GET_CAPABILITIES_V8_OUT_FILTER_ACTION_MARK_MAX_OFST 80
16686 #define MC_CMD_GET_CAPABILITIES_V8_OUT_FILTER_ACTION_MARK_MAX_LEN 4
16687 /* On devices where the INIT_RXQ_WITH_BUFFER_SIZE flag (in
16688  * GET_CAPABILITIES_OUT_V2) is set, drivers have to specify a buffer size when
16689  * they create an RX queue. Due to hardware limitations, only a small number of
16690  * different buffer sizes may be available concurrently. Nonzero entries in
16691  * this array are the sizes of buffers which the system guarantees will be
16692  * available for use. If the list is empty, there are no limitations on
16693  * concurrent buffer sizes.
16694  */
16695 #define MC_CMD_GET_CAPABILITIES_V8_OUT_GUARANTEED_RX_BUFFER_SIZES_OFST 84
16696 #define MC_CMD_GET_CAPABILITIES_V8_OUT_GUARANTEED_RX_BUFFER_SIZES_LEN 4
16697 #define MC_CMD_GET_CAPABILITIES_V8_OUT_GUARANTEED_RX_BUFFER_SIZES_NUM 16
16698 /* Third word of flags. Not present on older firmware (check the length). */
16699 #define MC_CMD_GET_CAPABILITIES_V8_OUT_FLAGS3_OFST 148
16700 #define MC_CMD_GET_CAPABILITIES_V8_OUT_FLAGS3_LEN 4
16701 #define MC_CMD_GET_CAPABILITIES_V8_OUT_WOL_ETHERWAKE_OFST 148
16702 #define MC_CMD_GET_CAPABILITIES_V8_OUT_WOL_ETHERWAKE_LBN 0
16703 #define MC_CMD_GET_CAPABILITIES_V8_OUT_WOL_ETHERWAKE_WIDTH 1
16704 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RSS_EVEN_SPREADING_OFST 148
16705 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RSS_EVEN_SPREADING_LBN 1
16706 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RSS_EVEN_SPREADING_WIDTH 1
16707 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RSS_SELECTABLE_TABLE_SIZE_OFST 148
16708 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RSS_SELECTABLE_TABLE_SIZE_LBN 2
16709 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RSS_SELECTABLE_TABLE_SIZE_WIDTH 1
16710 #define MC_CMD_GET_CAPABILITIES_V8_OUT_MAE_SUPPORTED_OFST 148
16711 #define MC_CMD_GET_CAPABILITIES_V8_OUT_MAE_SUPPORTED_LBN 3
16712 #define MC_CMD_GET_CAPABILITIES_V8_OUT_MAE_SUPPORTED_WIDTH 1
16713 #define MC_CMD_GET_CAPABILITIES_V8_OUT_VDPA_SUPPORTED_OFST 148
16714 #define MC_CMD_GET_CAPABILITIES_V8_OUT_VDPA_SUPPORTED_LBN 4
16715 #define MC_CMD_GET_CAPABILITIES_V8_OUT_VDPA_SUPPORTED_WIDTH 1
16716 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RX_VLAN_STRIPPING_PER_ENCAP_RULE_OFST 148
16717 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RX_VLAN_STRIPPING_PER_ENCAP_RULE_LBN 5
16718 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RX_VLAN_STRIPPING_PER_ENCAP_RULE_WIDTH 1
16719 #define MC_CMD_GET_CAPABILITIES_V8_OUT_EXTENDED_WIDTH_EVQS_SUPPORTED_OFST 148
16720 #define MC_CMD_GET_CAPABILITIES_V8_OUT_EXTENDED_WIDTH_EVQS_SUPPORTED_LBN 6
16721 #define MC_CMD_GET_CAPABILITIES_V8_OUT_EXTENDED_WIDTH_EVQS_SUPPORTED_WIDTH 1
16722 #define MC_CMD_GET_CAPABILITIES_V8_OUT_UNSOL_EV_CREDIT_SUPPORTED_OFST 148
16723 #define MC_CMD_GET_CAPABILITIES_V8_OUT_UNSOL_EV_CREDIT_SUPPORTED_LBN 7
16724 #define MC_CMD_GET_CAPABILITIES_V8_OUT_UNSOL_EV_CREDIT_SUPPORTED_WIDTH 1
16725 #define MC_CMD_GET_CAPABILITIES_V8_OUT_ENCAPSULATED_MCDI_SUPPORTED_OFST 148
16726 #define MC_CMD_GET_CAPABILITIES_V8_OUT_ENCAPSULATED_MCDI_SUPPORTED_LBN 8
16727 #define MC_CMD_GET_CAPABILITIES_V8_OUT_ENCAPSULATED_MCDI_SUPPORTED_WIDTH 1
16728 #define MC_CMD_GET_CAPABILITIES_V8_OUT_EXTERNAL_MAE_SUPPORTED_OFST 148
16729 #define MC_CMD_GET_CAPABILITIES_V8_OUT_EXTERNAL_MAE_SUPPORTED_LBN 9
16730 #define MC_CMD_GET_CAPABILITIES_V8_OUT_EXTERNAL_MAE_SUPPORTED_WIDTH 1
16731 #define MC_CMD_GET_CAPABILITIES_V8_OUT_NVRAM_UPDATE_ABORT_SUPPORTED_OFST 148
16732 #define MC_CMD_GET_CAPABILITIES_V8_OUT_NVRAM_UPDATE_ABORT_SUPPORTED_LBN 10
16733 #define MC_CMD_GET_CAPABILITIES_V8_OUT_NVRAM_UPDATE_ABORT_SUPPORTED_WIDTH 1
16734 #define MC_CMD_GET_CAPABILITIES_V8_OUT_MAE_ACTION_SET_ALLOC_V2_SUPPORTED_OFST 148
16735 #define MC_CMD_GET_CAPABILITIES_V8_OUT_MAE_ACTION_SET_ALLOC_V2_SUPPORTED_LBN 11
16736 #define MC_CMD_GET_CAPABILITIES_V8_OUT_MAE_ACTION_SET_ALLOC_V2_SUPPORTED_WIDTH 1
16737 /* These bits are reserved for communicating test-specific capabilities to
16738  * host-side test software. All production drivers should treat this field as
16739  * opaque.
16740  */
16741 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TEST_RESERVED_OFST 152
16742 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TEST_RESERVED_LEN 8
16743 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TEST_RESERVED_LO_OFST 152
16744 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TEST_RESERVED_LO_LEN 4
16745 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TEST_RESERVED_LO_LBN 1216
16746 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TEST_RESERVED_LO_WIDTH 32
16747 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TEST_RESERVED_HI_OFST 156
16748 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TEST_RESERVED_HI_LEN 4
16749 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TEST_RESERVED_HI_LBN 1248
16750 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TEST_RESERVED_HI_WIDTH 32
16751
16752 /* MC_CMD_GET_CAPABILITIES_V9_OUT msgresponse */
16753 #define MC_CMD_GET_CAPABILITIES_V9_OUT_LEN 184
16754 /* First word of flags. */
16755 #define MC_CMD_GET_CAPABILITIES_V9_OUT_FLAGS1_OFST 0
16756 #define MC_CMD_GET_CAPABILITIES_V9_OUT_FLAGS1_LEN 4
16757 #define MC_CMD_GET_CAPABILITIES_V9_OUT_VPORT_RECONFIGURE_OFST 0
16758 #define MC_CMD_GET_CAPABILITIES_V9_OUT_VPORT_RECONFIGURE_LBN 3
16759 #define MC_CMD_GET_CAPABILITIES_V9_OUT_VPORT_RECONFIGURE_WIDTH 1
16760 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TX_STRIPING_OFST 0
16761 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TX_STRIPING_LBN 4
16762 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TX_STRIPING_WIDTH 1
16763 #define MC_CMD_GET_CAPABILITIES_V9_OUT_VADAPTOR_QUERY_OFST 0
16764 #define MC_CMD_GET_CAPABILITIES_V9_OUT_VADAPTOR_QUERY_LBN 5
16765 #define MC_CMD_GET_CAPABILITIES_V9_OUT_VADAPTOR_QUERY_WIDTH 1
16766 #define MC_CMD_GET_CAPABILITIES_V9_OUT_EVB_PORT_VLAN_RESTRICT_OFST 0
16767 #define MC_CMD_GET_CAPABILITIES_V9_OUT_EVB_PORT_VLAN_RESTRICT_LBN 6
16768 #define MC_CMD_GET_CAPABILITIES_V9_OUT_EVB_PORT_VLAN_RESTRICT_WIDTH 1
16769 #define MC_CMD_GET_CAPABILITIES_V9_OUT_DRV_ATTACH_PREBOOT_OFST 0
16770 #define MC_CMD_GET_CAPABILITIES_V9_OUT_DRV_ATTACH_PREBOOT_LBN 7
16771 #define MC_CMD_GET_CAPABILITIES_V9_OUT_DRV_ATTACH_PREBOOT_WIDTH 1
16772 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RX_FORCE_EVENT_MERGING_OFST 0
16773 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RX_FORCE_EVENT_MERGING_LBN 8
16774 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RX_FORCE_EVENT_MERGING_WIDTH 1
16775 #define MC_CMD_GET_CAPABILITIES_V9_OUT_SET_MAC_ENHANCED_OFST 0
16776 #define MC_CMD_GET_CAPABILITIES_V9_OUT_SET_MAC_ENHANCED_LBN 9
16777 #define MC_CMD_GET_CAPABILITIES_V9_OUT_SET_MAC_ENHANCED_WIDTH 1
16778 #define MC_CMD_GET_CAPABILITIES_V9_OUT_UNKNOWN_UCAST_DST_FILTER_ALWAYS_MULTI_RECIPIENT_OFST 0
16779 #define MC_CMD_GET_CAPABILITIES_V9_OUT_UNKNOWN_UCAST_DST_FILTER_ALWAYS_MULTI_RECIPIENT_LBN 10
16780 #define MC_CMD_GET_CAPABILITIES_V9_OUT_UNKNOWN_UCAST_DST_FILTER_ALWAYS_MULTI_RECIPIENT_WIDTH 1
16781 #define MC_CMD_GET_CAPABILITIES_V9_OUT_VADAPTOR_PERMIT_SET_MAC_WHEN_FILTERS_INSTALLED_OFST 0
16782 #define MC_CMD_GET_CAPABILITIES_V9_OUT_VADAPTOR_PERMIT_SET_MAC_WHEN_FILTERS_INSTALLED_LBN 11
16783 #define MC_CMD_GET_CAPABILITIES_V9_OUT_VADAPTOR_PERMIT_SET_MAC_WHEN_FILTERS_INSTALLED_WIDTH 1
16784 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TX_MAC_SECURITY_FILTERING_OFST 0
16785 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TX_MAC_SECURITY_FILTERING_LBN 12
16786 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TX_MAC_SECURITY_FILTERING_WIDTH 1
16787 #define MC_CMD_GET_CAPABILITIES_V9_OUT_ADDITIONAL_RSS_MODES_OFST 0
16788 #define MC_CMD_GET_CAPABILITIES_V9_OUT_ADDITIONAL_RSS_MODES_LBN 13
16789 #define MC_CMD_GET_CAPABILITIES_V9_OUT_ADDITIONAL_RSS_MODES_WIDTH 1
16790 #define MC_CMD_GET_CAPABILITIES_V9_OUT_QBB_OFST 0
16791 #define MC_CMD_GET_CAPABILITIES_V9_OUT_QBB_LBN 14
16792 #define MC_CMD_GET_CAPABILITIES_V9_OUT_QBB_WIDTH 1
16793 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RX_PACKED_STREAM_VAR_BUFFERS_OFST 0
16794 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RX_PACKED_STREAM_VAR_BUFFERS_LBN 15
16795 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RX_PACKED_STREAM_VAR_BUFFERS_WIDTH 1
16796 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RX_RSS_LIMITED_OFST 0
16797 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RX_RSS_LIMITED_LBN 16
16798 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RX_RSS_LIMITED_WIDTH 1
16799 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RX_PACKED_STREAM_OFST 0
16800 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RX_PACKED_STREAM_LBN 17
16801 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RX_PACKED_STREAM_WIDTH 1
16802 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RX_INCLUDE_FCS_OFST 0
16803 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RX_INCLUDE_FCS_LBN 18
16804 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RX_INCLUDE_FCS_WIDTH 1
16805 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TX_VLAN_INSERTION_OFST 0
16806 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TX_VLAN_INSERTION_LBN 19
16807 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TX_VLAN_INSERTION_WIDTH 1
16808 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RX_VLAN_STRIPPING_OFST 0
16809 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RX_VLAN_STRIPPING_LBN 20
16810 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RX_VLAN_STRIPPING_WIDTH 1
16811 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TX_TSO_OFST 0
16812 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TX_TSO_LBN 21
16813 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TX_TSO_WIDTH 1
16814 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RX_PREFIX_LEN_0_OFST 0
16815 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RX_PREFIX_LEN_0_LBN 22
16816 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RX_PREFIX_LEN_0_WIDTH 1
16817 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RX_PREFIX_LEN_14_OFST 0
16818 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RX_PREFIX_LEN_14_LBN 23
16819 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RX_PREFIX_LEN_14_WIDTH 1
16820 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RX_TIMESTAMP_OFST 0
16821 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RX_TIMESTAMP_LBN 24
16822 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RX_TIMESTAMP_WIDTH 1
16823 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RX_BATCHING_OFST 0
16824 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RX_BATCHING_LBN 25
16825 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RX_BATCHING_WIDTH 1
16826 #define MC_CMD_GET_CAPABILITIES_V9_OUT_MCAST_FILTER_CHAINING_OFST 0
16827 #define MC_CMD_GET_CAPABILITIES_V9_OUT_MCAST_FILTER_CHAINING_LBN 26
16828 #define MC_CMD_GET_CAPABILITIES_V9_OUT_MCAST_FILTER_CHAINING_WIDTH 1
16829 #define MC_CMD_GET_CAPABILITIES_V9_OUT_PM_AND_RXDP_COUNTERS_OFST 0
16830 #define MC_CMD_GET_CAPABILITIES_V9_OUT_PM_AND_RXDP_COUNTERS_LBN 27
16831 #define MC_CMD_GET_CAPABILITIES_V9_OUT_PM_AND_RXDP_COUNTERS_WIDTH 1
16832 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RX_DISABLE_SCATTER_OFST 0
16833 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RX_DISABLE_SCATTER_LBN 28
16834 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RX_DISABLE_SCATTER_WIDTH 1
16835 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TX_MCAST_UDP_LOOPBACK_OFST 0
16836 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TX_MCAST_UDP_LOOPBACK_LBN 29
16837 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TX_MCAST_UDP_LOOPBACK_WIDTH 1
16838 #define MC_CMD_GET_CAPABILITIES_V9_OUT_EVB_OFST 0
16839 #define MC_CMD_GET_CAPABILITIES_V9_OUT_EVB_LBN 30
16840 #define MC_CMD_GET_CAPABILITIES_V9_OUT_EVB_WIDTH 1
16841 #define MC_CMD_GET_CAPABILITIES_V9_OUT_VXLAN_NVGRE_OFST 0
16842 #define MC_CMD_GET_CAPABILITIES_V9_OUT_VXLAN_NVGRE_LBN 31
16843 #define MC_CMD_GET_CAPABILITIES_V9_OUT_VXLAN_NVGRE_WIDTH 1
16844 /* RxDPCPU firmware id. */
16845 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RX_DPCPU_FW_ID_OFST 4
16846 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RX_DPCPU_FW_ID_LEN 2
16847 /* enum: Standard RXDP firmware */
16848 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RXDP 0x0
16849 /* enum: Low latency RXDP firmware */
16850 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RXDP_LOW_LATENCY 0x1
16851 /* enum: Packed stream RXDP firmware */
16852 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RXDP_PACKED_STREAM 0x2
16853 /* enum: Rules engine RXDP firmware */
16854 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RXDP_RULES_ENGINE 0x5
16855 /* enum: DPDK RXDP firmware */
16856 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RXDP_DPDK 0x6
16857 /* enum: BIST RXDP firmware */
16858 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RXDP_BIST 0x10a
16859 /* enum: RXDP Test firmware image 1 */
16860 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RXDP_TEST_FW_TO_MC_CUT_THROUGH 0x101
16861 /* enum: RXDP Test firmware image 2 */
16862 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RXDP_TEST_FW_TO_MC_STORE_FORWARD 0x102
16863 /* enum: RXDP Test firmware image 3 */
16864 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RXDP_TEST_FW_TO_MC_STORE_FORWARD_FIRST 0x103
16865 /* enum: RXDP Test firmware image 4 */
16866 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RXDP_TEST_EVERY_EVENT_BATCHABLE 0x104
16867 /* enum: RXDP Test firmware image 5 */
16868 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RXDP_TEST_BACKPRESSURE 0x105
16869 /* enum: RXDP Test firmware image 6 */
16870 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RXDP_TEST_FW_PACKET_EDITS 0x106
16871 /* enum: RXDP Test firmware image 7 */
16872 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RXDP_TEST_FW_RX_HDR_SPLIT 0x107
16873 /* enum: RXDP Test firmware image 8 */
16874 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RXDP_TEST_FW_DISABLE_DL 0x108
16875 /* enum: RXDP Test firmware image 9 */
16876 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RXDP_TEST_FW_DOORBELL_DELAY 0x10b
16877 /* enum: RXDP Test firmware image 10 */
16878 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RXDP_TEST_FW_SLOW 0x10c
16879 /* TxDPCPU firmware id. */
16880 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TX_DPCPU_FW_ID_OFST 6
16881 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TX_DPCPU_FW_ID_LEN 2
16882 /* enum: Standard TXDP firmware */
16883 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TXDP 0x0
16884 /* enum: Low latency TXDP firmware */
16885 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TXDP_LOW_LATENCY 0x1
16886 /* enum: High packet rate TXDP firmware */
16887 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TXDP_HIGH_PACKET_RATE 0x3
16888 /* enum: Rules engine TXDP firmware */
16889 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TXDP_RULES_ENGINE 0x5
16890 /* enum: DPDK TXDP firmware */
16891 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TXDP_DPDK 0x6
16892 /* enum: BIST TXDP firmware */
16893 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TXDP_BIST 0x12d
16894 /* enum: TXDP Test firmware image 1 */
16895 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TXDP_TEST_FW_TSO_EDIT 0x101
16896 /* enum: TXDP Test firmware image 2 */
16897 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TXDP_TEST_FW_PACKET_EDITS 0x102
16898 /* enum: TXDP CSR bus test firmware */
16899 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TXDP_TEST_FW_CSR 0x103
16900 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RXPD_FW_VERSION_OFST 8
16901 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RXPD_FW_VERSION_LEN 2
16902 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RXPD_FW_VERSION_REV_OFST 8
16903 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RXPD_FW_VERSION_REV_LBN 0
16904 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RXPD_FW_VERSION_REV_WIDTH 12
16905 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RXPD_FW_VERSION_TYPE_OFST 8
16906 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RXPD_FW_VERSION_TYPE_LBN 12
16907 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RXPD_FW_VERSION_TYPE_WIDTH 4
16908 /* enum: reserved value - do not use (may indicate alternative interpretation
16909  * of REV field in future)
16910  */
16911 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RXPD_FW_TYPE_RESERVED 0x0
16912 /* enum: Trivial RX PD firmware for early Huntington development (Huntington
16913  * development only)
16914  */
16915 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RXPD_FW_TYPE_FIRST_PKT 0x1
16916 /* enum: RX PD firmware for telemetry prototyping (Medford2 development only)
16917  */
16918 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RXPD_FW_TYPE_TESTFW_TELEMETRY 0x1
16919 /* enum: RX PD firmware with approximately Siena-compatible behaviour
16920  * (Huntington development only)
16921  */
16922 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RXPD_FW_TYPE_SIENA_COMPAT 0x2
16923 /* enum: Full featured RX PD production firmware */
16924 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RXPD_FW_TYPE_FULL_FEATURED 0x3
16925 /* enum: (deprecated original name for the FULL_FEATURED variant) */
16926 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RXPD_FW_TYPE_VSWITCH 0x3
16927 /* enum: siena_compat variant RX PD firmware using PM rather than MAC
16928  * (Huntington development only)
16929  */
16930 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RXPD_FW_TYPE_SIENA_COMPAT_PM 0x4
16931 /* enum: Low latency RX PD production firmware */
16932 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RXPD_FW_TYPE_LOW_LATENCY 0x5
16933 /* enum: Packed stream RX PD production firmware */
16934 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RXPD_FW_TYPE_PACKED_STREAM 0x6
16935 /* enum: RX PD firmware handling layer 2 only for high packet rate performance
16936  * tests (Medford development only)
16937  */
16938 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RXPD_FW_TYPE_LAYER2_PERF 0x7
16939 /* enum: Rules engine RX PD production firmware */
16940 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RXPD_FW_TYPE_RULES_ENGINE 0x8
16941 /* enum: Custom firmware variant (see SF-119495-PD and bug69716) */
16942 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RXPD_FW_TYPE_L3XUDP 0x9
16943 /* enum: DPDK RX PD production firmware */
16944 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RXPD_FW_TYPE_DPDK 0xa
16945 /* enum: RX PD firmware for GUE parsing prototype (Medford development only) */
16946 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RXPD_FW_TYPE_TESTFW_GUE_PROTOTYPE 0xe
16947 /* enum: RX PD firmware parsing but not filtering network overlay tunnel
16948  * encapsulations (Medford development only)
16949  */
16950 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RXPD_FW_TYPE_TESTFW_ENCAP_PARSING_ONLY 0xf
16951 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TXPD_FW_VERSION_OFST 10
16952 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TXPD_FW_VERSION_LEN 2
16953 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TXPD_FW_VERSION_REV_OFST 10
16954 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TXPD_FW_VERSION_REV_LBN 0
16955 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TXPD_FW_VERSION_REV_WIDTH 12
16956 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TXPD_FW_VERSION_TYPE_OFST 10
16957 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TXPD_FW_VERSION_TYPE_LBN 12
16958 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TXPD_FW_VERSION_TYPE_WIDTH 4
16959 /* enum: reserved value - do not use (may indicate alternative interpretation
16960  * of REV field in future)
16961  */
16962 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TXPD_FW_TYPE_RESERVED 0x0
16963 /* enum: Trivial TX PD firmware for early Huntington development (Huntington
16964  * development only)
16965  */
16966 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TXPD_FW_TYPE_FIRST_PKT 0x1
16967 /* enum: TX PD firmware for telemetry prototyping (Medford2 development only)
16968  */
16969 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TXPD_FW_TYPE_TESTFW_TELEMETRY 0x1
16970 /* enum: TX PD firmware with approximately Siena-compatible behaviour
16971  * (Huntington development only)
16972  */
16973 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TXPD_FW_TYPE_SIENA_COMPAT 0x2
16974 /* enum: Full featured TX PD production firmware */
16975 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TXPD_FW_TYPE_FULL_FEATURED 0x3
16976 /* enum: (deprecated original name for the FULL_FEATURED variant) */
16977 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TXPD_FW_TYPE_VSWITCH 0x3
16978 /* enum: siena_compat variant TX PD firmware using PM rather than MAC
16979  * (Huntington development only)
16980  */
16981 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TXPD_FW_TYPE_SIENA_COMPAT_PM 0x4
16982 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TXPD_FW_TYPE_LOW_LATENCY 0x5 /* enum */
16983 /* enum: TX PD firmware handling layer 2 only for high packet rate performance
16984  * tests (Medford development only)
16985  */
16986 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TXPD_FW_TYPE_LAYER2_PERF 0x7
16987 /* enum: Rules engine TX PD production firmware */
16988 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TXPD_FW_TYPE_RULES_ENGINE 0x8
16989 /* enum: Custom firmware variant (see SF-119495-PD and bug69716) */
16990 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TXPD_FW_TYPE_L3XUDP 0x9
16991 /* enum: DPDK TX PD production firmware */
16992 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TXPD_FW_TYPE_DPDK 0xa
16993 /* enum: RX PD firmware for GUE parsing prototype (Medford development only) */
16994 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TXPD_FW_TYPE_TESTFW_GUE_PROTOTYPE 0xe
16995 /* Hardware capabilities of NIC */
16996 #define MC_CMD_GET_CAPABILITIES_V9_OUT_HW_CAPABILITIES_OFST 12
16997 #define MC_CMD_GET_CAPABILITIES_V9_OUT_HW_CAPABILITIES_LEN 4
16998 /* Licensed capabilities */
16999 #define MC_CMD_GET_CAPABILITIES_V9_OUT_LICENSE_CAPABILITIES_OFST 16
17000 #define MC_CMD_GET_CAPABILITIES_V9_OUT_LICENSE_CAPABILITIES_LEN 4
17001 /* Second word of flags. Not present on older firmware (check the length). */
17002 #define MC_CMD_GET_CAPABILITIES_V9_OUT_FLAGS2_OFST 20
17003 #define MC_CMD_GET_CAPABILITIES_V9_OUT_FLAGS2_LEN 4
17004 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TX_TSO_V2_OFST 20
17005 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TX_TSO_V2_LBN 0
17006 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TX_TSO_V2_WIDTH 1
17007 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TX_TSO_V2_ENCAP_OFST 20
17008 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TX_TSO_V2_ENCAP_LBN 1
17009 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TX_TSO_V2_ENCAP_WIDTH 1
17010 #define MC_CMD_GET_CAPABILITIES_V9_OUT_EVQ_TIMER_CTRL_OFST 20
17011 #define MC_CMD_GET_CAPABILITIES_V9_OUT_EVQ_TIMER_CTRL_LBN 2
17012 #define MC_CMD_GET_CAPABILITIES_V9_OUT_EVQ_TIMER_CTRL_WIDTH 1
17013 #define MC_CMD_GET_CAPABILITIES_V9_OUT_EVENT_CUT_THROUGH_OFST 20
17014 #define MC_CMD_GET_CAPABILITIES_V9_OUT_EVENT_CUT_THROUGH_LBN 3
17015 #define MC_CMD_GET_CAPABILITIES_V9_OUT_EVENT_CUT_THROUGH_WIDTH 1
17016 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RX_CUT_THROUGH_OFST 20
17017 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RX_CUT_THROUGH_LBN 4
17018 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RX_CUT_THROUGH_WIDTH 1
17019 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TX_VFIFO_ULL_MODE_OFST 20
17020 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TX_VFIFO_ULL_MODE_LBN 5
17021 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TX_VFIFO_ULL_MODE_WIDTH 1
17022 #define MC_CMD_GET_CAPABILITIES_V9_OUT_MAC_STATS_40G_TX_SIZE_BINS_OFST 20
17023 #define MC_CMD_GET_CAPABILITIES_V9_OUT_MAC_STATS_40G_TX_SIZE_BINS_LBN 6
17024 #define MC_CMD_GET_CAPABILITIES_V9_OUT_MAC_STATS_40G_TX_SIZE_BINS_WIDTH 1
17025 #define MC_CMD_GET_CAPABILITIES_V9_OUT_INIT_EVQ_TYPE_SUPPORTED_OFST 20
17026 #define MC_CMD_GET_CAPABILITIES_V9_OUT_INIT_EVQ_TYPE_SUPPORTED_LBN 7
17027 #define MC_CMD_GET_CAPABILITIES_V9_OUT_INIT_EVQ_TYPE_SUPPORTED_WIDTH 1
17028 #define MC_CMD_GET_CAPABILITIES_V9_OUT_INIT_EVQ_V2_OFST 20
17029 #define MC_CMD_GET_CAPABILITIES_V9_OUT_INIT_EVQ_V2_LBN 7
17030 #define MC_CMD_GET_CAPABILITIES_V9_OUT_INIT_EVQ_V2_WIDTH 1
17031 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TX_MAC_TIMESTAMPING_OFST 20
17032 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TX_MAC_TIMESTAMPING_LBN 8
17033 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TX_MAC_TIMESTAMPING_WIDTH 1
17034 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TX_TIMESTAMP_OFST 20
17035 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TX_TIMESTAMP_LBN 9
17036 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TX_TIMESTAMP_WIDTH 1
17037 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RX_SNIFF_OFST 20
17038 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RX_SNIFF_LBN 10
17039 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RX_SNIFF_WIDTH 1
17040 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TX_SNIFF_OFST 20
17041 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TX_SNIFF_LBN 11
17042 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TX_SNIFF_WIDTH 1
17043 #define MC_CMD_GET_CAPABILITIES_V9_OUT_NVRAM_UPDATE_REPORT_VERIFY_RESULT_OFST 20
17044 #define MC_CMD_GET_CAPABILITIES_V9_OUT_NVRAM_UPDATE_REPORT_VERIFY_RESULT_LBN 12
17045 #define MC_CMD_GET_CAPABILITIES_V9_OUT_NVRAM_UPDATE_REPORT_VERIFY_RESULT_WIDTH 1
17046 #define MC_CMD_GET_CAPABILITIES_V9_OUT_MCDI_BACKGROUND_OFST 20
17047 #define MC_CMD_GET_CAPABILITIES_V9_OUT_MCDI_BACKGROUND_LBN 13
17048 #define MC_CMD_GET_CAPABILITIES_V9_OUT_MCDI_BACKGROUND_WIDTH 1
17049 #define MC_CMD_GET_CAPABILITIES_V9_OUT_MCDI_DB_RETURN_OFST 20
17050 #define MC_CMD_GET_CAPABILITIES_V9_OUT_MCDI_DB_RETURN_LBN 14
17051 #define MC_CMD_GET_CAPABILITIES_V9_OUT_MCDI_DB_RETURN_WIDTH 1
17052 #define MC_CMD_GET_CAPABILITIES_V9_OUT_CTPIO_OFST 20
17053 #define MC_CMD_GET_CAPABILITIES_V9_OUT_CTPIO_LBN 15
17054 #define MC_CMD_GET_CAPABILITIES_V9_OUT_CTPIO_WIDTH 1
17055 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TSA_SUPPORT_OFST 20
17056 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TSA_SUPPORT_LBN 16
17057 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TSA_SUPPORT_WIDTH 1
17058 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TSA_BOUND_OFST 20
17059 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TSA_BOUND_LBN 17
17060 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TSA_BOUND_WIDTH 1
17061 #define MC_CMD_GET_CAPABILITIES_V9_OUT_SF_ADAPTER_AUTHENTICATION_OFST 20
17062 #define MC_CMD_GET_CAPABILITIES_V9_OUT_SF_ADAPTER_AUTHENTICATION_LBN 18
17063 #define MC_CMD_GET_CAPABILITIES_V9_OUT_SF_ADAPTER_AUTHENTICATION_WIDTH 1
17064 #define MC_CMD_GET_CAPABILITIES_V9_OUT_FILTER_ACTION_FLAG_OFST 20
17065 #define MC_CMD_GET_CAPABILITIES_V9_OUT_FILTER_ACTION_FLAG_LBN 19
17066 #define MC_CMD_GET_CAPABILITIES_V9_OUT_FILTER_ACTION_FLAG_WIDTH 1
17067 #define MC_CMD_GET_CAPABILITIES_V9_OUT_FILTER_ACTION_MARK_OFST 20
17068 #define MC_CMD_GET_CAPABILITIES_V9_OUT_FILTER_ACTION_MARK_LBN 20
17069 #define MC_CMD_GET_CAPABILITIES_V9_OUT_FILTER_ACTION_MARK_WIDTH 1
17070 #define MC_CMD_GET_CAPABILITIES_V9_OUT_EQUAL_STRIDE_SUPER_BUFFER_OFST 20
17071 #define MC_CMD_GET_CAPABILITIES_V9_OUT_EQUAL_STRIDE_SUPER_BUFFER_LBN 21
17072 #define MC_CMD_GET_CAPABILITIES_V9_OUT_EQUAL_STRIDE_SUPER_BUFFER_WIDTH 1
17073 #define MC_CMD_GET_CAPABILITIES_V9_OUT_EQUAL_STRIDE_PACKED_STREAM_OFST 20
17074 #define MC_CMD_GET_CAPABILITIES_V9_OUT_EQUAL_STRIDE_PACKED_STREAM_LBN 21
17075 #define MC_CMD_GET_CAPABILITIES_V9_OUT_EQUAL_STRIDE_PACKED_STREAM_WIDTH 1
17076 #define MC_CMD_GET_CAPABILITIES_V9_OUT_L3XUDP_SUPPORT_OFST 20
17077 #define MC_CMD_GET_CAPABILITIES_V9_OUT_L3XUDP_SUPPORT_LBN 22
17078 #define MC_CMD_GET_CAPABILITIES_V9_OUT_L3XUDP_SUPPORT_WIDTH 1
17079 #define MC_CMD_GET_CAPABILITIES_V9_OUT_FW_SUBVARIANT_NO_TX_CSUM_OFST 20
17080 #define MC_CMD_GET_CAPABILITIES_V9_OUT_FW_SUBVARIANT_NO_TX_CSUM_LBN 23
17081 #define MC_CMD_GET_CAPABILITIES_V9_OUT_FW_SUBVARIANT_NO_TX_CSUM_WIDTH 1
17082 #define MC_CMD_GET_CAPABILITIES_V9_OUT_VI_SPREADING_OFST 20
17083 #define MC_CMD_GET_CAPABILITIES_V9_OUT_VI_SPREADING_LBN 24
17084 #define MC_CMD_GET_CAPABILITIES_V9_OUT_VI_SPREADING_WIDTH 1
17085 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RXDP_HLB_IDLE_OFST 20
17086 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RXDP_HLB_IDLE_LBN 25
17087 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RXDP_HLB_IDLE_WIDTH 1
17088 #define MC_CMD_GET_CAPABILITIES_V9_OUT_INIT_RXQ_NO_CONT_EV_OFST 20
17089 #define MC_CMD_GET_CAPABILITIES_V9_OUT_INIT_RXQ_NO_CONT_EV_LBN 26
17090 #define MC_CMD_GET_CAPABILITIES_V9_OUT_INIT_RXQ_NO_CONT_EV_WIDTH 1
17091 #define MC_CMD_GET_CAPABILITIES_V9_OUT_INIT_RXQ_WITH_BUFFER_SIZE_OFST 20
17092 #define MC_CMD_GET_CAPABILITIES_V9_OUT_INIT_RXQ_WITH_BUFFER_SIZE_LBN 27
17093 #define MC_CMD_GET_CAPABILITIES_V9_OUT_INIT_RXQ_WITH_BUFFER_SIZE_WIDTH 1
17094 #define MC_CMD_GET_CAPABILITIES_V9_OUT_BUNDLE_UPDATE_OFST 20
17095 #define MC_CMD_GET_CAPABILITIES_V9_OUT_BUNDLE_UPDATE_LBN 28
17096 #define MC_CMD_GET_CAPABILITIES_V9_OUT_BUNDLE_UPDATE_WIDTH 1
17097 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TX_TSO_V3_OFST 20
17098 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TX_TSO_V3_LBN 29
17099 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TX_TSO_V3_WIDTH 1
17100 #define MC_CMD_GET_CAPABILITIES_V9_OUT_DYNAMIC_SENSORS_OFST 20
17101 #define MC_CMD_GET_CAPABILITIES_V9_OUT_DYNAMIC_SENSORS_LBN 30
17102 #define MC_CMD_GET_CAPABILITIES_V9_OUT_DYNAMIC_SENSORS_WIDTH 1
17103 #define MC_CMD_GET_CAPABILITIES_V9_OUT_NVRAM_UPDATE_POLL_VERIFY_RESULT_OFST 20
17104 #define MC_CMD_GET_CAPABILITIES_V9_OUT_NVRAM_UPDATE_POLL_VERIFY_RESULT_LBN 31
17105 #define MC_CMD_GET_CAPABILITIES_V9_OUT_NVRAM_UPDATE_POLL_VERIFY_RESULT_WIDTH 1
17106 /* Number of FATSOv2 contexts per datapath supported by this NIC (when
17107  * TX_TSO_V2 == 1). Not present on older firmware (check the length).
17108  */
17109 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TX_TSO_V2_N_CONTEXTS_OFST 24
17110 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TX_TSO_V2_N_CONTEXTS_LEN 2
17111 /* One byte per PF containing the number of the external port assigned to this
17112  * PF, indexed by PF number. Special values indicate that a PF is either not
17113  * present or not assigned.
17114  */
17115 #define MC_CMD_GET_CAPABILITIES_V9_OUT_PFS_TO_PORTS_ASSIGNMENT_OFST 26
17116 #define MC_CMD_GET_CAPABILITIES_V9_OUT_PFS_TO_PORTS_ASSIGNMENT_LEN 1
17117 #define MC_CMD_GET_CAPABILITIES_V9_OUT_PFS_TO_PORTS_ASSIGNMENT_NUM 16
17118 /* enum: The caller is not permitted to access information on this PF. */
17119 #define MC_CMD_GET_CAPABILITIES_V9_OUT_ACCESS_NOT_PERMITTED 0xff
17120 /* enum: PF does not exist. */
17121 #define MC_CMD_GET_CAPABILITIES_V9_OUT_PF_NOT_PRESENT 0xfe
17122 /* enum: PF does exist but is not assigned to any external port. */
17123 #define MC_CMD_GET_CAPABILITIES_V9_OUT_PF_NOT_ASSIGNED 0xfd
17124 /* enum: This value indicates that PF is assigned, but it cannot be expressed
17125  * in this field. It is intended for a possible future situation where a more
17126  * complex scheme of PFs to ports mapping is being used. The future driver
17127  * should look for a new field supporting the new scheme. The current/old
17128  * driver should treat this value as PF_NOT_ASSIGNED.
17129  */
17130 #define MC_CMD_GET_CAPABILITIES_V9_OUT_INCOMPATIBLE_ASSIGNMENT 0xfc
17131 /* One byte per PF containing the number of its VFs, indexed by PF number. A
17132  * special value indicates that a PF is not present.
17133  */
17134 #define MC_CMD_GET_CAPABILITIES_V9_OUT_NUM_VFS_PER_PF_OFST 42
17135 #define MC_CMD_GET_CAPABILITIES_V9_OUT_NUM_VFS_PER_PF_LEN 1
17136 #define MC_CMD_GET_CAPABILITIES_V9_OUT_NUM_VFS_PER_PF_NUM 16
17137 /* enum: The caller is not permitted to access information on this PF. */
17138 /*               MC_CMD_GET_CAPABILITIES_V9_OUT_ACCESS_NOT_PERMITTED 0xff */
17139 /* enum: PF does not exist. */
17140 /*               MC_CMD_GET_CAPABILITIES_V9_OUT_PF_NOT_PRESENT 0xfe */
17141 /* Number of VIs available for each external port */
17142 #define MC_CMD_GET_CAPABILITIES_V9_OUT_NUM_VIS_PER_PORT_OFST 58
17143 #define MC_CMD_GET_CAPABILITIES_V9_OUT_NUM_VIS_PER_PORT_LEN 2
17144 #define MC_CMD_GET_CAPABILITIES_V9_OUT_NUM_VIS_PER_PORT_NUM 4
17145 /* Size of RX descriptor cache expressed as binary logarithm The actual size
17146  * equals (2 ^ RX_DESC_CACHE_SIZE)
17147  */
17148 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RX_DESC_CACHE_SIZE_OFST 66
17149 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RX_DESC_CACHE_SIZE_LEN 1
17150 /* Size of TX descriptor cache expressed as binary logarithm The actual size
17151  * equals (2 ^ TX_DESC_CACHE_SIZE)
17152  */
17153 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TX_DESC_CACHE_SIZE_OFST 67
17154 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TX_DESC_CACHE_SIZE_LEN 1
17155 /* Total number of available PIO buffers */
17156 #define MC_CMD_GET_CAPABILITIES_V9_OUT_NUM_PIO_BUFFS_OFST 68
17157 #define MC_CMD_GET_CAPABILITIES_V9_OUT_NUM_PIO_BUFFS_LEN 2
17158 /* Size of a single PIO buffer */
17159 #define MC_CMD_GET_CAPABILITIES_V9_OUT_SIZE_PIO_BUFF_OFST 70
17160 #define MC_CMD_GET_CAPABILITIES_V9_OUT_SIZE_PIO_BUFF_LEN 2
17161 /* On chips later than Medford the amount of address space assigned to each VI
17162  * is configurable. This is a global setting that the driver must query to
17163  * discover the VI to address mapping. Cut-through PIO (CTPIO) is not available
17164  * with 8k VI windows.
17165  */
17166 #define MC_CMD_GET_CAPABILITIES_V9_OUT_VI_WINDOW_MODE_OFST 72
17167 #define MC_CMD_GET_CAPABILITIES_V9_OUT_VI_WINDOW_MODE_LEN 1
17168 /* enum: Each VI occupies 8k as on Huntington and Medford. PIO is at offset 4k.
17169  * CTPIO is not mapped.
17170  */
17171 #define MC_CMD_GET_CAPABILITIES_V9_OUT_VI_WINDOW_MODE_8K 0x0
17172 /* enum: Each VI occupies 16k. PIO is at offset 4k. CTPIO is at offset 12k. */
17173 #define MC_CMD_GET_CAPABILITIES_V9_OUT_VI_WINDOW_MODE_16K 0x1
17174 /* enum: Each VI occupies 64k. PIO is at offset 4k. CTPIO is at offset 12k. */
17175 #define MC_CMD_GET_CAPABILITIES_V9_OUT_VI_WINDOW_MODE_64K 0x2
17176 /* Number of vFIFOs per adapter that can be used for VFIFO Stuffing
17177  * (SF-115995-SW) in the present configuration of firmware and port mode.
17178  */
17179 #define MC_CMD_GET_CAPABILITIES_V9_OUT_VFIFO_STUFFING_NUM_VFIFOS_OFST 73
17180 #define MC_CMD_GET_CAPABILITIES_V9_OUT_VFIFO_STUFFING_NUM_VFIFOS_LEN 1
17181 /* Number of buffers per adapter that can be used for VFIFO Stuffing
17182  * (SF-115995-SW) in the present configuration of firmware and port mode.
17183  */
17184 #define MC_CMD_GET_CAPABILITIES_V9_OUT_VFIFO_STUFFING_NUM_CP_BUFFERS_OFST 74
17185 #define MC_CMD_GET_CAPABILITIES_V9_OUT_VFIFO_STUFFING_NUM_CP_BUFFERS_LEN 2
17186 /* Entry count in the MAC stats array, including the final GENERATION_END
17187  * entry. For MAC stats DMA, drivers should allocate a buffer large enough to
17188  * hold at least this many 64-bit stats values, if they wish to receive all
17189  * available stats. If the buffer is shorter than MAC_STATS_NUM_STATS * 8, the
17190  * stats array returned will be truncated.
17191  */
17192 #define MC_CMD_GET_CAPABILITIES_V9_OUT_MAC_STATS_NUM_STATS_OFST 76
17193 #define MC_CMD_GET_CAPABILITIES_V9_OUT_MAC_STATS_NUM_STATS_LEN 2
17194 /* Maximum supported value for MC_CMD_FILTER_OP_V3/MATCH_MARK_VALUE. This field
17195  * will only be non-zero if MC_CMD_GET_CAPABILITIES/FILTER_ACTION_MARK is set.
17196  */
17197 #define MC_CMD_GET_CAPABILITIES_V9_OUT_FILTER_ACTION_MARK_MAX_OFST 80
17198 #define MC_CMD_GET_CAPABILITIES_V9_OUT_FILTER_ACTION_MARK_MAX_LEN 4
17199 /* On devices where the INIT_RXQ_WITH_BUFFER_SIZE flag (in
17200  * GET_CAPABILITIES_OUT_V2) is set, drivers have to specify a buffer size when
17201  * they create an RX queue. Due to hardware limitations, only a small number of
17202  * different buffer sizes may be available concurrently. Nonzero entries in
17203  * this array are the sizes of buffers which the system guarantees will be
17204  * available for use. If the list is empty, there are no limitations on
17205  * concurrent buffer sizes.
17206  */
17207 #define MC_CMD_GET_CAPABILITIES_V9_OUT_GUARANTEED_RX_BUFFER_SIZES_OFST 84
17208 #define MC_CMD_GET_CAPABILITIES_V9_OUT_GUARANTEED_RX_BUFFER_SIZES_LEN 4
17209 #define MC_CMD_GET_CAPABILITIES_V9_OUT_GUARANTEED_RX_BUFFER_SIZES_NUM 16
17210 /* Third word of flags. Not present on older firmware (check the length). */
17211 #define MC_CMD_GET_CAPABILITIES_V9_OUT_FLAGS3_OFST 148
17212 #define MC_CMD_GET_CAPABILITIES_V9_OUT_FLAGS3_LEN 4
17213 #define MC_CMD_GET_CAPABILITIES_V9_OUT_WOL_ETHERWAKE_OFST 148
17214 #define MC_CMD_GET_CAPABILITIES_V9_OUT_WOL_ETHERWAKE_LBN 0
17215 #define MC_CMD_GET_CAPABILITIES_V9_OUT_WOL_ETHERWAKE_WIDTH 1
17216 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RSS_EVEN_SPREADING_OFST 148
17217 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RSS_EVEN_SPREADING_LBN 1
17218 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RSS_EVEN_SPREADING_WIDTH 1
17219 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RSS_SELECTABLE_TABLE_SIZE_OFST 148
17220 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RSS_SELECTABLE_TABLE_SIZE_LBN 2
17221 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RSS_SELECTABLE_TABLE_SIZE_WIDTH 1
17222 #define MC_CMD_GET_CAPABILITIES_V9_OUT_MAE_SUPPORTED_OFST 148
17223 #define MC_CMD_GET_CAPABILITIES_V9_OUT_MAE_SUPPORTED_LBN 3
17224 #define MC_CMD_GET_CAPABILITIES_V9_OUT_MAE_SUPPORTED_WIDTH 1
17225 #define MC_CMD_GET_CAPABILITIES_V9_OUT_VDPA_SUPPORTED_OFST 148
17226 #define MC_CMD_GET_CAPABILITIES_V9_OUT_VDPA_SUPPORTED_LBN 4
17227 #define MC_CMD_GET_CAPABILITIES_V9_OUT_VDPA_SUPPORTED_WIDTH 1
17228 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RX_VLAN_STRIPPING_PER_ENCAP_RULE_OFST 148
17229 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RX_VLAN_STRIPPING_PER_ENCAP_RULE_LBN 5
17230 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RX_VLAN_STRIPPING_PER_ENCAP_RULE_WIDTH 1
17231 #define MC_CMD_GET_CAPABILITIES_V9_OUT_EXTENDED_WIDTH_EVQS_SUPPORTED_OFST 148
17232 #define MC_CMD_GET_CAPABILITIES_V9_OUT_EXTENDED_WIDTH_EVQS_SUPPORTED_LBN 6
17233 #define MC_CMD_GET_CAPABILITIES_V9_OUT_EXTENDED_WIDTH_EVQS_SUPPORTED_WIDTH 1
17234 #define MC_CMD_GET_CAPABILITIES_V9_OUT_UNSOL_EV_CREDIT_SUPPORTED_OFST 148
17235 #define MC_CMD_GET_CAPABILITIES_V9_OUT_UNSOL_EV_CREDIT_SUPPORTED_LBN 7
17236 #define MC_CMD_GET_CAPABILITIES_V9_OUT_UNSOL_EV_CREDIT_SUPPORTED_WIDTH 1
17237 #define MC_CMD_GET_CAPABILITIES_V9_OUT_ENCAPSULATED_MCDI_SUPPORTED_OFST 148
17238 #define MC_CMD_GET_CAPABILITIES_V9_OUT_ENCAPSULATED_MCDI_SUPPORTED_LBN 8
17239 #define MC_CMD_GET_CAPABILITIES_V9_OUT_ENCAPSULATED_MCDI_SUPPORTED_WIDTH 1
17240 #define MC_CMD_GET_CAPABILITIES_V9_OUT_EXTERNAL_MAE_SUPPORTED_OFST 148
17241 #define MC_CMD_GET_CAPABILITIES_V9_OUT_EXTERNAL_MAE_SUPPORTED_LBN 9
17242 #define MC_CMD_GET_CAPABILITIES_V9_OUT_EXTERNAL_MAE_SUPPORTED_WIDTH 1
17243 #define MC_CMD_GET_CAPABILITIES_V9_OUT_NVRAM_UPDATE_ABORT_SUPPORTED_OFST 148
17244 #define MC_CMD_GET_CAPABILITIES_V9_OUT_NVRAM_UPDATE_ABORT_SUPPORTED_LBN 10
17245 #define MC_CMD_GET_CAPABILITIES_V9_OUT_NVRAM_UPDATE_ABORT_SUPPORTED_WIDTH 1
17246 #define MC_CMD_GET_CAPABILITIES_V9_OUT_MAE_ACTION_SET_ALLOC_V2_SUPPORTED_OFST 148
17247 #define MC_CMD_GET_CAPABILITIES_V9_OUT_MAE_ACTION_SET_ALLOC_V2_SUPPORTED_LBN 11
17248 #define MC_CMD_GET_CAPABILITIES_V9_OUT_MAE_ACTION_SET_ALLOC_V2_SUPPORTED_WIDTH 1
17249 /* These bits are reserved for communicating test-specific capabilities to
17250  * host-side test software. All production drivers should treat this field as
17251  * opaque.
17252  */
17253 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TEST_RESERVED_OFST 152
17254 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TEST_RESERVED_LEN 8
17255 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TEST_RESERVED_LO_OFST 152
17256 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TEST_RESERVED_LO_LEN 4
17257 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TEST_RESERVED_LO_LBN 1216
17258 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TEST_RESERVED_LO_WIDTH 32
17259 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TEST_RESERVED_HI_OFST 156
17260 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TEST_RESERVED_HI_LEN 4
17261 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TEST_RESERVED_HI_LBN 1248
17262 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TEST_RESERVED_HI_WIDTH 32
17263 /* The minimum size (in table entries) of indirection table to be allocated
17264  * from the pool for an RSS context. Note that the table size used must be a
17265  * power of 2.
17266  */
17267 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RSS_MIN_INDIRECTION_TABLE_SIZE_OFST 160
17268 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RSS_MIN_INDIRECTION_TABLE_SIZE_LEN 4
17269 /* The maximum size (in table entries) of indirection table to be allocated
17270  * from the pool for an RSS context. Note that the table size used must be a
17271  * power of 2.
17272  */
17273 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RSS_MAX_INDIRECTION_TABLE_SIZE_OFST 164
17274 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RSS_MAX_INDIRECTION_TABLE_SIZE_LEN 4
17275 /* The maximum number of queues that can be used by an RSS context in exclusive
17276  * mode. In exclusive mode the context has a configurable indirection table and
17277  * a configurable RSS key.
17278  */
17279 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RSS_MAX_INDIRECTION_QUEUES_OFST 168
17280 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RSS_MAX_INDIRECTION_QUEUES_LEN 4
17281 /* The maximum number of queues that can be used by an RSS context in even-
17282  * spreading mode. In even-spreading mode the context has no indirection table
17283  * but it does have a configurable RSS key.
17284  */
17285 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RSS_MAX_EVEN_SPREADING_QUEUES_OFST 172
17286 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RSS_MAX_EVEN_SPREADING_QUEUES_LEN 4
17287 /* The total number of RSS contexts supported. Note that the number of
17288  * available contexts using indirection tables is also limited by the
17289  * availability of indirection table space allocated from a common pool.
17290  */
17291 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RSS_NUM_CONTEXTS_OFST 176
17292 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RSS_NUM_CONTEXTS_LEN 4
17293 /* The total amount of indirection table space that can be shared between RSS
17294  * contexts.
17295  */
17296 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RSS_TABLE_POOL_SIZE_OFST 180
17297 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RSS_TABLE_POOL_SIZE_LEN 4
17298
17299 /* MC_CMD_GET_CAPABILITIES_V10_OUT msgresponse */
17300 #define MC_CMD_GET_CAPABILITIES_V10_OUT_LEN 192
17301 /* First word of flags. */
17302 #define MC_CMD_GET_CAPABILITIES_V10_OUT_FLAGS1_OFST 0
17303 #define MC_CMD_GET_CAPABILITIES_V10_OUT_FLAGS1_LEN 4
17304 #define MC_CMD_GET_CAPABILITIES_V10_OUT_VPORT_RECONFIGURE_OFST 0
17305 #define MC_CMD_GET_CAPABILITIES_V10_OUT_VPORT_RECONFIGURE_LBN 3
17306 #define MC_CMD_GET_CAPABILITIES_V10_OUT_VPORT_RECONFIGURE_WIDTH 1
17307 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TX_STRIPING_OFST 0
17308 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TX_STRIPING_LBN 4
17309 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TX_STRIPING_WIDTH 1
17310 #define MC_CMD_GET_CAPABILITIES_V10_OUT_VADAPTOR_QUERY_OFST 0
17311 #define MC_CMD_GET_CAPABILITIES_V10_OUT_VADAPTOR_QUERY_LBN 5
17312 #define MC_CMD_GET_CAPABILITIES_V10_OUT_VADAPTOR_QUERY_WIDTH 1
17313 #define MC_CMD_GET_CAPABILITIES_V10_OUT_EVB_PORT_VLAN_RESTRICT_OFST 0
17314 #define MC_CMD_GET_CAPABILITIES_V10_OUT_EVB_PORT_VLAN_RESTRICT_LBN 6
17315 #define MC_CMD_GET_CAPABILITIES_V10_OUT_EVB_PORT_VLAN_RESTRICT_WIDTH 1
17316 #define MC_CMD_GET_CAPABILITIES_V10_OUT_DRV_ATTACH_PREBOOT_OFST 0
17317 #define MC_CMD_GET_CAPABILITIES_V10_OUT_DRV_ATTACH_PREBOOT_LBN 7
17318 #define MC_CMD_GET_CAPABILITIES_V10_OUT_DRV_ATTACH_PREBOOT_WIDTH 1
17319 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RX_FORCE_EVENT_MERGING_OFST 0
17320 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RX_FORCE_EVENT_MERGING_LBN 8
17321 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RX_FORCE_EVENT_MERGING_WIDTH 1
17322 #define MC_CMD_GET_CAPABILITIES_V10_OUT_SET_MAC_ENHANCED_OFST 0
17323 #define MC_CMD_GET_CAPABILITIES_V10_OUT_SET_MAC_ENHANCED_LBN 9
17324 #define MC_CMD_GET_CAPABILITIES_V10_OUT_SET_MAC_ENHANCED_WIDTH 1
17325 #define MC_CMD_GET_CAPABILITIES_V10_OUT_UNKNOWN_UCAST_DST_FILTER_ALWAYS_MULTI_RECIPIENT_OFST 0
17326 #define MC_CMD_GET_CAPABILITIES_V10_OUT_UNKNOWN_UCAST_DST_FILTER_ALWAYS_MULTI_RECIPIENT_LBN 10
17327 #define MC_CMD_GET_CAPABILITIES_V10_OUT_UNKNOWN_UCAST_DST_FILTER_ALWAYS_MULTI_RECIPIENT_WIDTH 1
17328 #define MC_CMD_GET_CAPABILITIES_V10_OUT_VADAPTOR_PERMIT_SET_MAC_WHEN_FILTERS_INSTALLED_OFST 0
17329 #define MC_CMD_GET_CAPABILITIES_V10_OUT_VADAPTOR_PERMIT_SET_MAC_WHEN_FILTERS_INSTALLED_LBN 11
17330 #define MC_CMD_GET_CAPABILITIES_V10_OUT_VADAPTOR_PERMIT_SET_MAC_WHEN_FILTERS_INSTALLED_WIDTH 1
17331 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TX_MAC_SECURITY_FILTERING_OFST 0
17332 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TX_MAC_SECURITY_FILTERING_LBN 12
17333 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TX_MAC_SECURITY_FILTERING_WIDTH 1
17334 #define MC_CMD_GET_CAPABILITIES_V10_OUT_ADDITIONAL_RSS_MODES_OFST 0
17335 #define MC_CMD_GET_CAPABILITIES_V10_OUT_ADDITIONAL_RSS_MODES_LBN 13
17336 #define MC_CMD_GET_CAPABILITIES_V10_OUT_ADDITIONAL_RSS_MODES_WIDTH 1
17337 #define MC_CMD_GET_CAPABILITIES_V10_OUT_QBB_OFST 0
17338 #define MC_CMD_GET_CAPABILITIES_V10_OUT_QBB_LBN 14
17339 #define MC_CMD_GET_CAPABILITIES_V10_OUT_QBB_WIDTH 1
17340 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RX_PACKED_STREAM_VAR_BUFFERS_OFST 0
17341 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RX_PACKED_STREAM_VAR_BUFFERS_LBN 15
17342 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RX_PACKED_STREAM_VAR_BUFFERS_WIDTH 1
17343 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RX_RSS_LIMITED_OFST 0
17344 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RX_RSS_LIMITED_LBN 16
17345 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RX_RSS_LIMITED_WIDTH 1
17346 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RX_PACKED_STREAM_OFST 0
17347 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RX_PACKED_STREAM_LBN 17
17348 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RX_PACKED_STREAM_WIDTH 1
17349 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RX_INCLUDE_FCS_OFST 0
17350 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RX_INCLUDE_FCS_LBN 18
17351 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RX_INCLUDE_FCS_WIDTH 1
17352 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TX_VLAN_INSERTION_OFST 0
17353 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TX_VLAN_INSERTION_LBN 19
17354 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TX_VLAN_INSERTION_WIDTH 1
17355 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RX_VLAN_STRIPPING_OFST 0
17356 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RX_VLAN_STRIPPING_LBN 20
17357 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RX_VLAN_STRIPPING_WIDTH 1
17358 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TX_TSO_OFST 0
17359 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TX_TSO_LBN 21
17360 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TX_TSO_WIDTH 1
17361 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RX_PREFIX_LEN_0_OFST 0
17362 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RX_PREFIX_LEN_0_LBN 22
17363 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RX_PREFIX_LEN_0_WIDTH 1
17364 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RX_PREFIX_LEN_14_OFST 0
17365 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RX_PREFIX_LEN_14_LBN 23
17366 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RX_PREFIX_LEN_14_WIDTH 1
17367 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RX_TIMESTAMP_OFST 0
17368 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RX_TIMESTAMP_LBN 24
17369 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RX_TIMESTAMP_WIDTH 1
17370 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RX_BATCHING_OFST 0
17371 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RX_BATCHING_LBN 25
17372 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RX_BATCHING_WIDTH 1
17373 #define MC_CMD_GET_CAPABILITIES_V10_OUT_MCAST_FILTER_CHAINING_OFST 0
17374 #define MC_CMD_GET_CAPABILITIES_V10_OUT_MCAST_FILTER_CHAINING_LBN 26
17375 #define MC_CMD_GET_CAPABILITIES_V10_OUT_MCAST_FILTER_CHAINING_WIDTH 1
17376 #define MC_CMD_GET_CAPABILITIES_V10_OUT_PM_AND_RXDP_COUNTERS_OFST 0
17377 #define MC_CMD_GET_CAPABILITIES_V10_OUT_PM_AND_RXDP_COUNTERS_LBN 27
17378 #define MC_CMD_GET_CAPABILITIES_V10_OUT_PM_AND_RXDP_COUNTERS_WIDTH 1
17379 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RX_DISABLE_SCATTER_OFST 0
17380 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RX_DISABLE_SCATTER_LBN 28
17381 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RX_DISABLE_SCATTER_WIDTH 1
17382 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TX_MCAST_UDP_LOOPBACK_OFST 0
17383 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TX_MCAST_UDP_LOOPBACK_LBN 29
17384 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TX_MCAST_UDP_LOOPBACK_WIDTH 1
17385 #define MC_CMD_GET_CAPABILITIES_V10_OUT_EVB_OFST 0
17386 #define MC_CMD_GET_CAPABILITIES_V10_OUT_EVB_LBN 30
17387 #define MC_CMD_GET_CAPABILITIES_V10_OUT_EVB_WIDTH 1
17388 #define MC_CMD_GET_CAPABILITIES_V10_OUT_VXLAN_NVGRE_OFST 0
17389 #define MC_CMD_GET_CAPABILITIES_V10_OUT_VXLAN_NVGRE_LBN 31
17390 #define MC_CMD_GET_CAPABILITIES_V10_OUT_VXLAN_NVGRE_WIDTH 1
17391 /* RxDPCPU firmware id. */
17392 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RX_DPCPU_FW_ID_OFST 4
17393 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RX_DPCPU_FW_ID_LEN 2
17394 /* enum: Standard RXDP firmware */
17395 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RXDP 0x0
17396 /* enum: Low latency RXDP firmware */
17397 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RXDP_LOW_LATENCY 0x1
17398 /* enum: Packed stream RXDP firmware */
17399 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RXDP_PACKED_STREAM 0x2
17400 /* enum: Rules engine RXDP firmware */
17401 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RXDP_RULES_ENGINE 0x5
17402 /* enum: DPDK RXDP firmware */
17403 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RXDP_DPDK 0x6
17404 /* enum: BIST RXDP firmware */
17405 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RXDP_BIST 0x10a
17406 /* enum: RXDP Test firmware image 1 */
17407 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RXDP_TEST_FW_TO_MC_CUT_THROUGH 0x101
17408 /* enum: RXDP Test firmware image 2 */
17409 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RXDP_TEST_FW_TO_MC_STORE_FORWARD 0x102
17410 /* enum: RXDP Test firmware image 3 */
17411 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RXDP_TEST_FW_TO_MC_STORE_FORWARD_FIRST 0x103
17412 /* enum: RXDP Test firmware image 4 */
17413 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RXDP_TEST_EVERY_EVENT_BATCHABLE 0x104
17414 /* enum: RXDP Test firmware image 5 */
17415 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RXDP_TEST_BACKPRESSURE 0x105
17416 /* enum: RXDP Test firmware image 6 */
17417 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RXDP_TEST_FW_PACKET_EDITS 0x106
17418 /* enum: RXDP Test firmware image 7 */
17419 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RXDP_TEST_FW_RX_HDR_SPLIT 0x107
17420 /* enum: RXDP Test firmware image 8 */
17421 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RXDP_TEST_FW_DISABLE_DL 0x108
17422 /* enum: RXDP Test firmware image 9 */
17423 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RXDP_TEST_FW_DOORBELL_DELAY 0x10b
17424 /* enum: RXDP Test firmware image 10 */
17425 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RXDP_TEST_FW_SLOW 0x10c
17426 /* TxDPCPU firmware id. */
17427 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TX_DPCPU_FW_ID_OFST 6
17428 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TX_DPCPU_FW_ID_LEN 2
17429 /* enum: Standard TXDP firmware */
17430 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TXDP 0x0
17431 /* enum: Low latency TXDP firmware */
17432 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TXDP_LOW_LATENCY 0x1
17433 /* enum: High packet rate TXDP firmware */
17434 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TXDP_HIGH_PACKET_RATE 0x3
17435 /* enum: Rules engine TXDP firmware */
17436 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TXDP_RULES_ENGINE 0x5
17437 /* enum: DPDK TXDP firmware */
17438 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TXDP_DPDK 0x6
17439 /* enum: BIST TXDP firmware */
17440 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TXDP_BIST 0x12d
17441 /* enum: TXDP Test firmware image 1 */
17442 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TXDP_TEST_FW_TSO_EDIT 0x101
17443 /* enum: TXDP Test firmware image 2 */
17444 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TXDP_TEST_FW_PACKET_EDITS 0x102
17445 /* enum: TXDP CSR bus test firmware */
17446 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TXDP_TEST_FW_CSR 0x103
17447 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RXPD_FW_VERSION_OFST 8
17448 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RXPD_FW_VERSION_LEN 2
17449 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RXPD_FW_VERSION_REV_OFST 8
17450 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RXPD_FW_VERSION_REV_LBN 0
17451 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RXPD_FW_VERSION_REV_WIDTH 12
17452 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RXPD_FW_VERSION_TYPE_OFST 8
17453 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RXPD_FW_VERSION_TYPE_LBN 12
17454 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RXPD_FW_VERSION_TYPE_WIDTH 4
17455 /* enum: reserved value - do not use (may indicate alternative interpretation
17456  * of REV field in future)
17457  */
17458 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RXPD_FW_TYPE_RESERVED 0x0
17459 /* enum: Trivial RX PD firmware for early Huntington development (Huntington
17460  * development only)
17461  */
17462 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RXPD_FW_TYPE_FIRST_PKT 0x1
17463 /* enum: RX PD firmware for telemetry prototyping (Medford2 development only)
17464  */
17465 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RXPD_FW_TYPE_TESTFW_TELEMETRY 0x1
17466 /* enum: RX PD firmware with approximately Siena-compatible behaviour
17467  * (Huntington development only)
17468  */
17469 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RXPD_FW_TYPE_SIENA_COMPAT 0x2
17470 /* enum: Full featured RX PD production firmware */
17471 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RXPD_FW_TYPE_FULL_FEATURED 0x3
17472 /* enum: (deprecated original name for the FULL_FEATURED variant) */
17473 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RXPD_FW_TYPE_VSWITCH 0x3
17474 /* enum: siena_compat variant RX PD firmware using PM rather than MAC
17475  * (Huntington development only)
17476  */
17477 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RXPD_FW_TYPE_SIENA_COMPAT_PM 0x4
17478 /* enum: Low latency RX PD production firmware */
17479 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RXPD_FW_TYPE_LOW_LATENCY 0x5
17480 /* enum: Packed stream RX PD production firmware */
17481 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RXPD_FW_TYPE_PACKED_STREAM 0x6
17482 /* enum: RX PD firmware handling layer 2 only for high packet rate performance
17483  * tests (Medford development only)
17484  */
17485 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RXPD_FW_TYPE_LAYER2_PERF 0x7
17486 /* enum: Rules engine RX PD production firmware */
17487 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RXPD_FW_TYPE_RULES_ENGINE 0x8
17488 /* enum: Custom firmware variant (see SF-119495-PD and bug69716) */
17489 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RXPD_FW_TYPE_L3XUDP 0x9
17490 /* enum: DPDK RX PD production firmware */
17491 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RXPD_FW_TYPE_DPDK 0xa
17492 /* enum: RX PD firmware for GUE parsing prototype (Medford development only) */
17493 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RXPD_FW_TYPE_TESTFW_GUE_PROTOTYPE 0xe
17494 /* enum: RX PD firmware parsing but not filtering network overlay tunnel
17495  * encapsulations (Medford development only)
17496  */
17497 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RXPD_FW_TYPE_TESTFW_ENCAP_PARSING_ONLY 0xf
17498 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TXPD_FW_VERSION_OFST 10
17499 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TXPD_FW_VERSION_LEN 2
17500 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TXPD_FW_VERSION_REV_OFST 10
17501 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TXPD_FW_VERSION_REV_LBN 0
17502 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TXPD_FW_VERSION_REV_WIDTH 12
17503 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TXPD_FW_VERSION_TYPE_OFST 10
17504 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TXPD_FW_VERSION_TYPE_LBN 12
17505 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TXPD_FW_VERSION_TYPE_WIDTH 4
17506 /* enum: reserved value - do not use (may indicate alternative interpretation
17507  * of REV field in future)
17508  */
17509 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TXPD_FW_TYPE_RESERVED 0x0
17510 /* enum: Trivial TX PD firmware for early Huntington development (Huntington
17511  * development only)
17512  */
17513 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TXPD_FW_TYPE_FIRST_PKT 0x1
17514 /* enum: TX PD firmware for telemetry prototyping (Medford2 development only)
17515  */
17516 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TXPD_FW_TYPE_TESTFW_TELEMETRY 0x1
17517 /* enum: TX PD firmware with approximately Siena-compatible behaviour
17518  * (Huntington development only)
17519  */
17520 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TXPD_FW_TYPE_SIENA_COMPAT 0x2
17521 /* enum: Full featured TX PD production firmware */
17522 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TXPD_FW_TYPE_FULL_FEATURED 0x3
17523 /* enum: (deprecated original name for the FULL_FEATURED variant) */
17524 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TXPD_FW_TYPE_VSWITCH 0x3
17525 /* enum: siena_compat variant TX PD firmware using PM rather than MAC
17526  * (Huntington development only)
17527  */
17528 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TXPD_FW_TYPE_SIENA_COMPAT_PM 0x4
17529 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TXPD_FW_TYPE_LOW_LATENCY 0x5 /* enum */
17530 /* enum: TX PD firmware handling layer 2 only for high packet rate performance
17531  * tests (Medford development only)
17532  */
17533 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TXPD_FW_TYPE_LAYER2_PERF 0x7
17534 /* enum: Rules engine TX PD production firmware */
17535 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TXPD_FW_TYPE_RULES_ENGINE 0x8
17536 /* enum: Custom firmware variant (see SF-119495-PD and bug69716) */
17537 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TXPD_FW_TYPE_L3XUDP 0x9
17538 /* enum: DPDK TX PD production firmware */
17539 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TXPD_FW_TYPE_DPDK 0xa
17540 /* enum: RX PD firmware for GUE parsing prototype (Medford development only) */
17541 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TXPD_FW_TYPE_TESTFW_GUE_PROTOTYPE 0xe
17542 /* Hardware capabilities of NIC */
17543 #define MC_CMD_GET_CAPABILITIES_V10_OUT_HW_CAPABILITIES_OFST 12
17544 #define MC_CMD_GET_CAPABILITIES_V10_OUT_HW_CAPABILITIES_LEN 4
17545 /* Licensed capabilities */
17546 #define MC_CMD_GET_CAPABILITIES_V10_OUT_LICENSE_CAPABILITIES_OFST 16
17547 #define MC_CMD_GET_CAPABILITIES_V10_OUT_LICENSE_CAPABILITIES_LEN 4
17548 /* Second word of flags. Not present on older firmware (check the length). */
17549 #define MC_CMD_GET_CAPABILITIES_V10_OUT_FLAGS2_OFST 20
17550 #define MC_CMD_GET_CAPABILITIES_V10_OUT_FLAGS2_LEN 4
17551 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TX_TSO_V2_OFST 20
17552 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TX_TSO_V2_LBN 0
17553 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TX_TSO_V2_WIDTH 1
17554 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TX_TSO_V2_ENCAP_OFST 20
17555 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TX_TSO_V2_ENCAP_LBN 1
17556 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TX_TSO_V2_ENCAP_WIDTH 1
17557 #define MC_CMD_GET_CAPABILITIES_V10_OUT_EVQ_TIMER_CTRL_OFST 20
17558 #define MC_CMD_GET_CAPABILITIES_V10_OUT_EVQ_TIMER_CTRL_LBN 2
17559 #define MC_CMD_GET_CAPABILITIES_V10_OUT_EVQ_TIMER_CTRL_WIDTH 1
17560 #define MC_CMD_GET_CAPABILITIES_V10_OUT_EVENT_CUT_THROUGH_OFST 20
17561 #define MC_CMD_GET_CAPABILITIES_V10_OUT_EVENT_CUT_THROUGH_LBN 3
17562 #define MC_CMD_GET_CAPABILITIES_V10_OUT_EVENT_CUT_THROUGH_WIDTH 1
17563 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RX_CUT_THROUGH_OFST 20
17564 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RX_CUT_THROUGH_LBN 4
17565 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RX_CUT_THROUGH_WIDTH 1
17566 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TX_VFIFO_ULL_MODE_OFST 20
17567 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TX_VFIFO_ULL_MODE_LBN 5
17568 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TX_VFIFO_ULL_MODE_WIDTH 1
17569 #define MC_CMD_GET_CAPABILITIES_V10_OUT_MAC_STATS_40G_TX_SIZE_BINS_OFST 20
17570 #define MC_CMD_GET_CAPABILITIES_V10_OUT_MAC_STATS_40G_TX_SIZE_BINS_LBN 6
17571 #define MC_CMD_GET_CAPABILITIES_V10_OUT_MAC_STATS_40G_TX_SIZE_BINS_WIDTH 1
17572 #define MC_CMD_GET_CAPABILITIES_V10_OUT_INIT_EVQ_TYPE_SUPPORTED_OFST 20
17573 #define MC_CMD_GET_CAPABILITIES_V10_OUT_INIT_EVQ_TYPE_SUPPORTED_LBN 7
17574 #define MC_CMD_GET_CAPABILITIES_V10_OUT_INIT_EVQ_TYPE_SUPPORTED_WIDTH 1
17575 #define MC_CMD_GET_CAPABILITIES_V10_OUT_INIT_EVQ_V2_OFST 20
17576 #define MC_CMD_GET_CAPABILITIES_V10_OUT_INIT_EVQ_V2_LBN 7
17577 #define MC_CMD_GET_CAPABILITIES_V10_OUT_INIT_EVQ_V2_WIDTH 1
17578 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TX_MAC_TIMESTAMPING_OFST 20
17579 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TX_MAC_TIMESTAMPING_LBN 8
17580 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TX_MAC_TIMESTAMPING_WIDTH 1
17581 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TX_TIMESTAMP_OFST 20
17582 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TX_TIMESTAMP_LBN 9
17583 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TX_TIMESTAMP_WIDTH 1
17584 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RX_SNIFF_OFST 20
17585 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RX_SNIFF_LBN 10
17586 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RX_SNIFF_WIDTH 1
17587 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TX_SNIFF_OFST 20
17588 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TX_SNIFF_LBN 11
17589 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TX_SNIFF_WIDTH 1
17590 #define MC_CMD_GET_CAPABILITIES_V10_OUT_NVRAM_UPDATE_REPORT_VERIFY_RESULT_OFST 20
17591 #define MC_CMD_GET_CAPABILITIES_V10_OUT_NVRAM_UPDATE_REPORT_VERIFY_RESULT_LBN 12
17592 #define MC_CMD_GET_CAPABILITIES_V10_OUT_NVRAM_UPDATE_REPORT_VERIFY_RESULT_WIDTH 1
17593 #define MC_CMD_GET_CAPABILITIES_V10_OUT_MCDI_BACKGROUND_OFST 20
17594 #define MC_CMD_GET_CAPABILITIES_V10_OUT_MCDI_BACKGROUND_LBN 13
17595 #define MC_CMD_GET_CAPABILITIES_V10_OUT_MCDI_BACKGROUND_WIDTH 1
17596 #define MC_CMD_GET_CAPABILITIES_V10_OUT_MCDI_DB_RETURN_OFST 20
17597 #define MC_CMD_GET_CAPABILITIES_V10_OUT_MCDI_DB_RETURN_LBN 14
17598 #define MC_CMD_GET_CAPABILITIES_V10_OUT_MCDI_DB_RETURN_WIDTH 1
17599 #define MC_CMD_GET_CAPABILITIES_V10_OUT_CTPIO_OFST 20
17600 #define MC_CMD_GET_CAPABILITIES_V10_OUT_CTPIO_LBN 15
17601 #define MC_CMD_GET_CAPABILITIES_V10_OUT_CTPIO_WIDTH 1
17602 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TSA_SUPPORT_OFST 20
17603 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TSA_SUPPORT_LBN 16
17604 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TSA_SUPPORT_WIDTH 1
17605 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TSA_BOUND_OFST 20
17606 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TSA_BOUND_LBN 17
17607 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TSA_BOUND_WIDTH 1
17608 #define MC_CMD_GET_CAPABILITIES_V10_OUT_SF_ADAPTER_AUTHENTICATION_OFST 20
17609 #define MC_CMD_GET_CAPABILITIES_V10_OUT_SF_ADAPTER_AUTHENTICATION_LBN 18
17610 #define MC_CMD_GET_CAPABILITIES_V10_OUT_SF_ADAPTER_AUTHENTICATION_WIDTH 1
17611 #define MC_CMD_GET_CAPABILITIES_V10_OUT_FILTER_ACTION_FLAG_OFST 20
17612 #define MC_CMD_GET_CAPABILITIES_V10_OUT_FILTER_ACTION_FLAG_LBN 19
17613 #define MC_CMD_GET_CAPABILITIES_V10_OUT_FILTER_ACTION_FLAG_WIDTH 1
17614 #define MC_CMD_GET_CAPABILITIES_V10_OUT_FILTER_ACTION_MARK_OFST 20
17615 #define MC_CMD_GET_CAPABILITIES_V10_OUT_FILTER_ACTION_MARK_LBN 20
17616 #define MC_CMD_GET_CAPABILITIES_V10_OUT_FILTER_ACTION_MARK_WIDTH 1
17617 #define MC_CMD_GET_CAPABILITIES_V10_OUT_EQUAL_STRIDE_SUPER_BUFFER_OFST 20
17618 #define MC_CMD_GET_CAPABILITIES_V10_OUT_EQUAL_STRIDE_SUPER_BUFFER_LBN 21
17619 #define MC_CMD_GET_CAPABILITIES_V10_OUT_EQUAL_STRIDE_SUPER_BUFFER_WIDTH 1
17620 #define MC_CMD_GET_CAPABILITIES_V10_OUT_EQUAL_STRIDE_PACKED_STREAM_OFST 20
17621 #define MC_CMD_GET_CAPABILITIES_V10_OUT_EQUAL_STRIDE_PACKED_STREAM_LBN 21
17622 #define MC_CMD_GET_CAPABILITIES_V10_OUT_EQUAL_STRIDE_PACKED_STREAM_WIDTH 1
17623 #define MC_CMD_GET_CAPABILITIES_V10_OUT_L3XUDP_SUPPORT_OFST 20
17624 #define MC_CMD_GET_CAPABILITIES_V10_OUT_L3XUDP_SUPPORT_LBN 22
17625 #define MC_CMD_GET_CAPABILITIES_V10_OUT_L3XUDP_SUPPORT_WIDTH 1
17626 #define MC_CMD_GET_CAPABILITIES_V10_OUT_FW_SUBVARIANT_NO_TX_CSUM_OFST 20
17627 #define MC_CMD_GET_CAPABILITIES_V10_OUT_FW_SUBVARIANT_NO_TX_CSUM_LBN 23
17628 #define MC_CMD_GET_CAPABILITIES_V10_OUT_FW_SUBVARIANT_NO_TX_CSUM_WIDTH 1
17629 #define MC_CMD_GET_CAPABILITIES_V10_OUT_VI_SPREADING_OFST 20
17630 #define MC_CMD_GET_CAPABILITIES_V10_OUT_VI_SPREADING_LBN 24
17631 #define MC_CMD_GET_CAPABILITIES_V10_OUT_VI_SPREADING_WIDTH 1
17632 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RXDP_HLB_IDLE_OFST 20
17633 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RXDP_HLB_IDLE_LBN 25
17634 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RXDP_HLB_IDLE_WIDTH 1
17635 #define MC_CMD_GET_CAPABILITIES_V10_OUT_INIT_RXQ_NO_CONT_EV_OFST 20
17636 #define MC_CMD_GET_CAPABILITIES_V10_OUT_INIT_RXQ_NO_CONT_EV_LBN 26
17637 #define MC_CMD_GET_CAPABILITIES_V10_OUT_INIT_RXQ_NO_CONT_EV_WIDTH 1
17638 #define MC_CMD_GET_CAPABILITIES_V10_OUT_INIT_RXQ_WITH_BUFFER_SIZE_OFST 20
17639 #define MC_CMD_GET_CAPABILITIES_V10_OUT_INIT_RXQ_WITH_BUFFER_SIZE_LBN 27
17640 #define MC_CMD_GET_CAPABILITIES_V10_OUT_INIT_RXQ_WITH_BUFFER_SIZE_WIDTH 1
17641 #define MC_CMD_GET_CAPABILITIES_V10_OUT_BUNDLE_UPDATE_OFST 20
17642 #define MC_CMD_GET_CAPABILITIES_V10_OUT_BUNDLE_UPDATE_LBN 28
17643 #define MC_CMD_GET_CAPABILITIES_V10_OUT_BUNDLE_UPDATE_WIDTH 1
17644 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TX_TSO_V3_OFST 20
17645 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TX_TSO_V3_LBN 29
17646 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TX_TSO_V3_WIDTH 1
17647 #define MC_CMD_GET_CAPABILITIES_V10_OUT_DYNAMIC_SENSORS_OFST 20
17648 #define MC_CMD_GET_CAPABILITIES_V10_OUT_DYNAMIC_SENSORS_LBN 30
17649 #define MC_CMD_GET_CAPABILITIES_V10_OUT_DYNAMIC_SENSORS_WIDTH 1
17650 #define MC_CMD_GET_CAPABILITIES_V10_OUT_NVRAM_UPDATE_POLL_VERIFY_RESULT_OFST 20
17651 #define MC_CMD_GET_CAPABILITIES_V10_OUT_NVRAM_UPDATE_POLL_VERIFY_RESULT_LBN 31
17652 #define MC_CMD_GET_CAPABILITIES_V10_OUT_NVRAM_UPDATE_POLL_VERIFY_RESULT_WIDTH 1
17653 /* Number of FATSOv2 contexts per datapath supported by this NIC (when
17654  * TX_TSO_V2 == 1). Not present on older firmware (check the length).
17655  */
17656 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TX_TSO_V2_N_CONTEXTS_OFST 24
17657 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TX_TSO_V2_N_CONTEXTS_LEN 2
17658 /* One byte per PF containing the number of the external port assigned to this
17659  * PF, indexed by PF number. Special values indicate that a PF is either not
17660  * present or not assigned.
17661  */
17662 #define MC_CMD_GET_CAPABILITIES_V10_OUT_PFS_TO_PORTS_ASSIGNMENT_OFST 26
17663 #define MC_CMD_GET_CAPABILITIES_V10_OUT_PFS_TO_PORTS_ASSIGNMENT_LEN 1
17664 #define MC_CMD_GET_CAPABILITIES_V10_OUT_PFS_TO_PORTS_ASSIGNMENT_NUM 16
17665 /* enum: The caller is not permitted to access information on this PF. */
17666 #define MC_CMD_GET_CAPABILITIES_V10_OUT_ACCESS_NOT_PERMITTED 0xff
17667 /* enum: PF does not exist. */
17668 #define MC_CMD_GET_CAPABILITIES_V10_OUT_PF_NOT_PRESENT 0xfe
17669 /* enum: PF does exist but is not assigned to any external port. */
17670 #define MC_CMD_GET_CAPABILITIES_V10_OUT_PF_NOT_ASSIGNED 0xfd
17671 /* enum: This value indicates that PF is assigned, but it cannot be expressed
17672  * in this field. It is intended for a possible future situation where a more
17673  * complex scheme of PFs to ports mapping is being used. The future driver
17674  * should look for a new field supporting the new scheme. The current/old
17675  * driver should treat this value as PF_NOT_ASSIGNED.
17676  */
17677 #define MC_CMD_GET_CAPABILITIES_V10_OUT_INCOMPATIBLE_ASSIGNMENT 0xfc
17678 /* One byte per PF containing the number of its VFs, indexed by PF number. A
17679  * special value indicates that a PF is not present.
17680  */
17681 #define MC_CMD_GET_CAPABILITIES_V10_OUT_NUM_VFS_PER_PF_OFST 42
17682 #define MC_CMD_GET_CAPABILITIES_V10_OUT_NUM_VFS_PER_PF_LEN 1
17683 #define MC_CMD_GET_CAPABILITIES_V10_OUT_NUM_VFS_PER_PF_NUM 16
17684 /* enum: The caller is not permitted to access information on this PF. */
17685 /*               MC_CMD_GET_CAPABILITIES_V10_OUT_ACCESS_NOT_PERMITTED 0xff */
17686 /* enum: PF does not exist. */
17687 /*               MC_CMD_GET_CAPABILITIES_V10_OUT_PF_NOT_PRESENT 0xfe */
17688 /* Number of VIs available for each external port */
17689 #define MC_CMD_GET_CAPABILITIES_V10_OUT_NUM_VIS_PER_PORT_OFST 58
17690 #define MC_CMD_GET_CAPABILITIES_V10_OUT_NUM_VIS_PER_PORT_LEN 2
17691 #define MC_CMD_GET_CAPABILITIES_V10_OUT_NUM_VIS_PER_PORT_NUM 4
17692 /* Size of RX descriptor cache expressed as binary logarithm The actual size
17693  * equals (2 ^ RX_DESC_CACHE_SIZE)
17694  */
17695 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RX_DESC_CACHE_SIZE_OFST 66
17696 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RX_DESC_CACHE_SIZE_LEN 1
17697 /* Size of TX descriptor cache expressed as binary logarithm The actual size
17698  * equals (2 ^ TX_DESC_CACHE_SIZE)
17699  */
17700 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TX_DESC_CACHE_SIZE_OFST 67
17701 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TX_DESC_CACHE_SIZE_LEN 1
17702 /* Total number of available PIO buffers */
17703 #define MC_CMD_GET_CAPABILITIES_V10_OUT_NUM_PIO_BUFFS_OFST 68
17704 #define MC_CMD_GET_CAPABILITIES_V10_OUT_NUM_PIO_BUFFS_LEN 2
17705 /* Size of a single PIO buffer */
17706 #define MC_CMD_GET_CAPABILITIES_V10_OUT_SIZE_PIO_BUFF_OFST 70
17707 #define MC_CMD_GET_CAPABILITIES_V10_OUT_SIZE_PIO_BUFF_LEN 2
17708 /* On chips later than Medford the amount of address space assigned to each VI
17709  * is configurable. This is a global setting that the driver must query to
17710  * discover the VI to address mapping. Cut-through PIO (CTPIO) is not available
17711  * with 8k VI windows.
17712  */
17713 #define MC_CMD_GET_CAPABILITIES_V10_OUT_VI_WINDOW_MODE_OFST 72
17714 #define MC_CMD_GET_CAPABILITIES_V10_OUT_VI_WINDOW_MODE_LEN 1
17715 /* enum: Each VI occupies 8k as on Huntington and Medford. PIO is at offset 4k.
17716  * CTPIO is not mapped.
17717  */
17718 #define MC_CMD_GET_CAPABILITIES_V10_OUT_VI_WINDOW_MODE_8K 0x0
17719 /* enum: Each VI occupies 16k. PIO is at offset 4k. CTPIO is at offset 12k. */
17720 #define MC_CMD_GET_CAPABILITIES_V10_OUT_VI_WINDOW_MODE_16K 0x1
17721 /* enum: Each VI occupies 64k. PIO is at offset 4k. CTPIO is at offset 12k. */
17722 #define MC_CMD_GET_CAPABILITIES_V10_OUT_VI_WINDOW_MODE_64K 0x2
17723 /* Number of vFIFOs per adapter that can be used for VFIFO Stuffing
17724  * (SF-115995-SW) in the present configuration of firmware and port mode.
17725  */
17726 #define MC_CMD_GET_CAPABILITIES_V10_OUT_VFIFO_STUFFING_NUM_VFIFOS_OFST 73
17727 #define MC_CMD_GET_CAPABILITIES_V10_OUT_VFIFO_STUFFING_NUM_VFIFOS_LEN 1
17728 /* Number of buffers per adapter that can be used for VFIFO Stuffing
17729  * (SF-115995-SW) in the present configuration of firmware and port mode.
17730  */
17731 #define MC_CMD_GET_CAPABILITIES_V10_OUT_VFIFO_STUFFING_NUM_CP_BUFFERS_OFST 74
17732 #define MC_CMD_GET_CAPABILITIES_V10_OUT_VFIFO_STUFFING_NUM_CP_BUFFERS_LEN 2
17733 /* Entry count in the MAC stats array, including the final GENERATION_END
17734  * entry. For MAC stats DMA, drivers should allocate a buffer large enough to
17735  * hold at least this many 64-bit stats values, if they wish to receive all
17736  * available stats. If the buffer is shorter than MAC_STATS_NUM_STATS * 8, the
17737  * stats array returned will be truncated.
17738  */
17739 #define MC_CMD_GET_CAPABILITIES_V10_OUT_MAC_STATS_NUM_STATS_OFST 76
17740 #define MC_CMD_GET_CAPABILITIES_V10_OUT_MAC_STATS_NUM_STATS_LEN 2
17741 /* Maximum supported value for MC_CMD_FILTER_OP_V3/MATCH_MARK_VALUE. This field
17742  * will only be non-zero if MC_CMD_GET_CAPABILITIES/FILTER_ACTION_MARK is set.
17743  */
17744 #define MC_CMD_GET_CAPABILITIES_V10_OUT_FILTER_ACTION_MARK_MAX_OFST 80
17745 #define MC_CMD_GET_CAPABILITIES_V10_OUT_FILTER_ACTION_MARK_MAX_LEN 4
17746 /* On devices where the INIT_RXQ_WITH_BUFFER_SIZE flag (in
17747  * GET_CAPABILITIES_OUT_V2) is set, drivers have to specify a buffer size when
17748  * they create an RX queue. Due to hardware limitations, only a small number of
17749  * different buffer sizes may be available concurrently. Nonzero entries in
17750  * this array are the sizes of buffers which the system guarantees will be
17751  * available for use. If the list is empty, there are no limitations on
17752  * concurrent buffer sizes.
17753  */
17754 #define MC_CMD_GET_CAPABILITIES_V10_OUT_GUARANTEED_RX_BUFFER_SIZES_OFST 84
17755 #define MC_CMD_GET_CAPABILITIES_V10_OUT_GUARANTEED_RX_BUFFER_SIZES_LEN 4
17756 #define MC_CMD_GET_CAPABILITIES_V10_OUT_GUARANTEED_RX_BUFFER_SIZES_NUM 16
17757 /* Third word of flags. Not present on older firmware (check the length). */
17758 #define MC_CMD_GET_CAPABILITIES_V10_OUT_FLAGS3_OFST 148
17759 #define MC_CMD_GET_CAPABILITIES_V10_OUT_FLAGS3_LEN 4
17760 #define MC_CMD_GET_CAPABILITIES_V10_OUT_WOL_ETHERWAKE_OFST 148
17761 #define MC_CMD_GET_CAPABILITIES_V10_OUT_WOL_ETHERWAKE_LBN 0
17762 #define MC_CMD_GET_CAPABILITIES_V10_OUT_WOL_ETHERWAKE_WIDTH 1
17763 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RSS_EVEN_SPREADING_OFST 148
17764 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RSS_EVEN_SPREADING_LBN 1
17765 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RSS_EVEN_SPREADING_WIDTH 1
17766 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RSS_SELECTABLE_TABLE_SIZE_OFST 148
17767 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RSS_SELECTABLE_TABLE_SIZE_LBN 2
17768 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RSS_SELECTABLE_TABLE_SIZE_WIDTH 1
17769 #define MC_CMD_GET_CAPABILITIES_V10_OUT_MAE_SUPPORTED_OFST 148
17770 #define MC_CMD_GET_CAPABILITIES_V10_OUT_MAE_SUPPORTED_LBN 3
17771 #define MC_CMD_GET_CAPABILITIES_V10_OUT_MAE_SUPPORTED_WIDTH 1
17772 #define MC_CMD_GET_CAPABILITIES_V10_OUT_VDPA_SUPPORTED_OFST 148
17773 #define MC_CMD_GET_CAPABILITIES_V10_OUT_VDPA_SUPPORTED_LBN 4
17774 #define MC_CMD_GET_CAPABILITIES_V10_OUT_VDPA_SUPPORTED_WIDTH 1
17775 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RX_VLAN_STRIPPING_PER_ENCAP_RULE_OFST 148
17776 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RX_VLAN_STRIPPING_PER_ENCAP_RULE_LBN 5
17777 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RX_VLAN_STRIPPING_PER_ENCAP_RULE_WIDTH 1
17778 #define MC_CMD_GET_CAPABILITIES_V10_OUT_EXTENDED_WIDTH_EVQS_SUPPORTED_OFST 148
17779 #define MC_CMD_GET_CAPABILITIES_V10_OUT_EXTENDED_WIDTH_EVQS_SUPPORTED_LBN 6
17780 #define MC_CMD_GET_CAPABILITIES_V10_OUT_EXTENDED_WIDTH_EVQS_SUPPORTED_WIDTH 1
17781 #define MC_CMD_GET_CAPABILITIES_V10_OUT_UNSOL_EV_CREDIT_SUPPORTED_OFST 148
17782 #define MC_CMD_GET_CAPABILITIES_V10_OUT_UNSOL_EV_CREDIT_SUPPORTED_LBN 7
17783 #define MC_CMD_GET_CAPABILITIES_V10_OUT_UNSOL_EV_CREDIT_SUPPORTED_WIDTH 1
17784 #define MC_CMD_GET_CAPABILITIES_V10_OUT_ENCAPSULATED_MCDI_SUPPORTED_OFST 148
17785 #define MC_CMD_GET_CAPABILITIES_V10_OUT_ENCAPSULATED_MCDI_SUPPORTED_LBN 8
17786 #define MC_CMD_GET_CAPABILITIES_V10_OUT_ENCAPSULATED_MCDI_SUPPORTED_WIDTH 1
17787 #define MC_CMD_GET_CAPABILITIES_V10_OUT_EXTERNAL_MAE_SUPPORTED_OFST 148
17788 #define MC_CMD_GET_CAPABILITIES_V10_OUT_EXTERNAL_MAE_SUPPORTED_LBN 9
17789 #define MC_CMD_GET_CAPABILITIES_V10_OUT_EXTERNAL_MAE_SUPPORTED_WIDTH 1
17790 #define MC_CMD_GET_CAPABILITIES_V10_OUT_NVRAM_UPDATE_ABORT_SUPPORTED_OFST 148
17791 #define MC_CMD_GET_CAPABILITIES_V10_OUT_NVRAM_UPDATE_ABORT_SUPPORTED_LBN 10
17792 #define MC_CMD_GET_CAPABILITIES_V10_OUT_NVRAM_UPDATE_ABORT_SUPPORTED_WIDTH 1
17793 #define MC_CMD_GET_CAPABILITIES_V10_OUT_MAE_ACTION_SET_ALLOC_V2_SUPPORTED_OFST 148
17794 #define MC_CMD_GET_CAPABILITIES_V10_OUT_MAE_ACTION_SET_ALLOC_V2_SUPPORTED_LBN 11
17795 #define MC_CMD_GET_CAPABILITIES_V10_OUT_MAE_ACTION_SET_ALLOC_V2_SUPPORTED_WIDTH 1
17796 /* These bits are reserved for communicating test-specific capabilities to
17797  * host-side test software. All production drivers should treat this field as
17798  * opaque.
17799  */
17800 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TEST_RESERVED_OFST 152
17801 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TEST_RESERVED_LEN 8
17802 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TEST_RESERVED_LO_OFST 152
17803 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TEST_RESERVED_LO_LEN 4
17804 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TEST_RESERVED_LO_LBN 1216
17805 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TEST_RESERVED_LO_WIDTH 32
17806 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TEST_RESERVED_HI_OFST 156
17807 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TEST_RESERVED_HI_LEN 4
17808 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TEST_RESERVED_HI_LBN 1248
17809 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TEST_RESERVED_HI_WIDTH 32
17810 /* The minimum size (in table entries) of indirection table to be allocated
17811  * from the pool for an RSS context. Note that the table size used must be a
17812  * power of 2.
17813  */
17814 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RSS_MIN_INDIRECTION_TABLE_SIZE_OFST 160
17815 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RSS_MIN_INDIRECTION_TABLE_SIZE_LEN 4
17816 /* The maximum size (in table entries) of indirection table to be allocated
17817  * from the pool for an RSS context. Note that the table size used must be a
17818  * power of 2.
17819  */
17820 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RSS_MAX_INDIRECTION_TABLE_SIZE_OFST 164
17821 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RSS_MAX_INDIRECTION_TABLE_SIZE_LEN 4
17822 /* The maximum number of queues that can be used by an RSS context in exclusive
17823  * mode. In exclusive mode the context has a configurable indirection table and
17824  * a configurable RSS key.
17825  */
17826 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RSS_MAX_INDIRECTION_QUEUES_OFST 168
17827 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RSS_MAX_INDIRECTION_QUEUES_LEN 4
17828 /* The maximum number of queues that can be used by an RSS context in even-
17829  * spreading mode. In even-spreading mode the context has no indirection table
17830  * but it does have a configurable RSS key.
17831  */
17832 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RSS_MAX_EVEN_SPREADING_QUEUES_OFST 172
17833 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RSS_MAX_EVEN_SPREADING_QUEUES_LEN 4
17834 /* The total number of RSS contexts supported. Note that the number of
17835  * available contexts using indirection tables is also limited by the
17836  * availability of indirection table space allocated from a common pool.
17837  */
17838 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RSS_NUM_CONTEXTS_OFST 176
17839 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RSS_NUM_CONTEXTS_LEN 4
17840 /* The total amount of indirection table space that can be shared between RSS
17841  * contexts.
17842  */
17843 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RSS_TABLE_POOL_SIZE_OFST 180
17844 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RSS_TABLE_POOL_SIZE_LEN 4
17845 /* A bitmap of the queue sizes the device can provide, where bit N being set
17846  * indicates that 2**N is a valid size. The device may be limited in the number
17847  * of different queue sizes that can exist simultaneously, so a bit being set
17848  * here does not guarantee that an attempt to create a queue of that size will
17849  * succeed.
17850  */
17851 #define MC_CMD_GET_CAPABILITIES_V10_OUT_SUPPORTED_QUEUE_SIZES_OFST 184
17852 #define MC_CMD_GET_CAPABILITIES_V10_OUT_SUPPORTED_QUEUE_SIZES_LEN 4
17853 /* A bitmap of queue sizes that are always available, in the same format as
17854  * SUPPORTED_QUEUE_SIZES. Attempting to create a queue with one of these sizes
17855  * will never fail due to unavailability of the requested size.
17856  */
17857 #define MC_CMD_GET_CAPABILITIES_V10_OUT_GUARANTEED_QUEUE_SIZES_OFST 188
17858 #define MC_CMD_GET_CAPABILITIES_V10_OUT_GUARANTEED_QUEUE_SIZES_LEN 4
17859
17860
17861 /***********************************/
17862 /* MC_CMD_V2_EXTN
17863  * Encapsulation for a v2 extended command
17864  */
17865 #define MC_CMD_V2_EXTN 0x7f
17866 #define MC_CMD_V2_EXTN_MSGSET 0x7f
17867
17868 /* MC_CMD_V2_EXTN_IN msgrequest */
17869 #define MC_CMD_V2_EXTN_IN_LEN 4
17870 /* the extended command number */
17871 #define MC_CMD_V2_EXTN_IN_EXTENDED_CMD_LBN 0
17872 #define MC_CMD_V2_EXTN_IN_EXTENDED_CMD_WIDTH 15
17873 #define MC_CMD_V2_EXTN_IN_UNUSED_LBN 15
17874 #define MC_CMD_V2_EXTN_IN_UNUSED_WIDTH 1
17875 /* the actual length of the encapsulated command (which is not in the v1
17876  * header)
17877  */
17878 #define MC_CMD_V2_EXTN_IN_ACTUAL_LEN_LBN 16
17879 #define MC_CMD_V2_EXTN_IN_ACTUAL_LEN_WIDTH 10
17880 #define MC_CMD_V2_EXTN_IN_UNUSED2_LBN 26
17881 #define MC_CMD_V2_EXTN_IN_UNUSED2_WIDTH 2
17882 /* Type of command/response */
17883 #define MC_CMD_V2_EXTN_IN_MESSAGE_TYPE_LBN 28
17884 #define MC_CMD_V2_EXTN_IN_MESSAGE_TYPE_WIDTH 4
17885 /* enum: MCDI command directed to or response originating from the MC. */
17886 #define MC_CMD_V2_EXTN_IN_MCDI_MESSAGE_TYPE_MC 0x0
17887 /* enum: MCDI command directed to a TSA controller. MCDI responses of this type
17888  * are not defined.
17889  */
17890 #define MC_CMD_V2_EXTN_IN_MCDI_MESSAGE_TYPE_TSA 0x1
17891
17892
17893 /***********************************/
17894 /* MC_CMD_TCM_BUCKET_ALLOC
17895  * Allocate a pacer bucket (for qau rp or a snapper test)
17896  */
17897 #define MC_CMD_TCM_BUCKET_ALLOC 0xb2
17898 #define MC_CMD_TCM_BUCKET_ALLOC_MSGSET 0xb2
17899 #undef  MC_CMD_0xb2_PRIVILEGE_CTG
17900
17901 #define MC_CMD_0xb2_PRIVILEGE_CTG SRIOV_CTG_GENERAL
17902
17903 /* MC_CMD_TCM_BUCKET_ALLOC_IN msgrequest */
17904 #define MC_CMD_TCM_BUCKET_ALLOC_IN_LEN 0
17905
17906 /* MC_CMD_TCM_BUCKET_ALLOC_OUT msgresponse */
17907 #define MC_CMD_TCM_BUCKET_ALLOC_OUT_LEN 4
17908 /* the bucket id */
17909 #define MC_CMD_TCM_BUCKET_ALLOC_OUT_BUCKET_OFST 0
17910 #define MC_CMD_TCM_BUCKET_ALLOC_OUT_BUCKET_LEN 4
17911
17912
17913 /***********************************/
17914 /* MC_CMD_TCM_BUCKET_FREE
17915  * Free a pacer bucket
17916  */
17917 #define MC_CMD_TCM_BUCKET_FREE 0xb3
17918 #define MC_CMD_TCM_BUCKET_FREE_MSGSET 0xb3
17919 #undef  MC_CMD_0xb3_PRIVILEGE_CTG
17920
17921 #define MC_CMD_0xb3_PRIVILEGE_CTG SRIOV_CTG_GENERAL
17922
17923 /* MC_CMD_TCM_BUCKET_FREE_IN msgrequest */
17924 #define MC_CMD_TCM_BUCKET_FREE_IN_LEN 4
17925 /* the bucket id */
17926 #define MC_CMD_TCM_BUCKET_FREE_IN_BUCKET_OFST 0
17927 #define MC_CMD_TCM_BUCKET_FREE_IN_BUCKET_LEN 4
17928
17929 /* MC_CMD_TCM_BUCKET_FREE_OUT msgresponse */
17930 #define MC_CMD_TCM_BUCKET_FREE_OUT_LEN 0
17931
17932
17933 /***********************************/
17934 /* MC_CMD_TCM_BUCKET_INIT
17935  * Initialise pacer bucket with a given rate
17936  */
17937 #define MC_CMD_TCM_BUCKET_INIT 0xb4
17938 #define MC_CMD_TCM_BUCKET_INIT_MSGSET 0xb4
17939 #undef  MC_CMD_0xb4_PRIVILEGE_CTG
17940
17941 #define MC_CMD_0xb4_PRIVILEGE_CTG SRIOV_CTG_GENERAL
17942
17943 /* MC_CMD_TCM_BUCKET_INIT_IN msgrequest */
17944 #define MC_CMD_TCM_BUCKET_INIT_IN_LEN 8
17945 /* the bucket id */
17946 #define MC_CMD_TCM_BUCKET_INIT_IN_BUCKET_OFST 0
17947 #define MC_CMD_TCM_BUCKET_INIT_IN_BUCKET_LEN 4
17948 /* the rate in mbps */
17949 #define MC_CMD_TCM_BUCKET_INIT_IN_RATE_OFST 4
17950 #define MC_CMD_TCM_BUCKET_INIT_IN_RATE_LEN 4
17951
17952 /* MC_CMD_TCM_BUCKET_INIT_EXT_IN msgrequest */
17953 #define MC_CMD_TCM_BUCKET_INIT_EXT_IN_LEN 12
17954 /* the bucket id */
17955 #define MC_CMD_TCM_BUCKET_INIT_EXT_IN_BUCKET_OFST 0
17956 #define MC_CMD_TCM_BUCKET_INIT_EXT_IN_BUCKET_LEN 4
17957 /* the rate in mbps */
17958 #define MC_CMD_TCM_BUCKET_INIT_EXT_IN_RATE_OFST 4
17959 #define MC_CMD_TCM_BUCKET_INIT_EXT_IN_RATE_LEN 4
17960 /* the desired maximum fill level */
17961 #define MC_CMD_TCM_BUCKET_INIT_EXT_IN_MAX_FILL_OFST 8
17962 #define MC_CMD_TCM_BUCKET_INIT_EXT_IN_MAX_FILL_LEN 4
17963
17964 /* MC_CMD_TCM_BUCKET_INIT_OUT msgresponse */
17965 #define MC_CMD_TCM_BUCKET_INIT_OUT_LEN 0
17966
17967
17968 /***********************************/
17969 /* MC_CMD_TCM_TXQ_INIT
17970  * Initialise txq in pacer with given options or set options
17971  */
17972 #define MC_CMD_TCM_TXQ_INIT 0xb5
17973 #define MC_CMD_TCM_TXQ_INIT_MSGSET 0xb5
17974 #undef  MC_CMD_0xb5_PRIVILEGE_CTG
17975
17976 #define MC_CMD_0xb5_PRIVILEGE_CTG SRIOV_CTG_GENERAL
17977
17978 /* MC_CMD_TCM_TXQ_INIT_IN msgrequest */
17979 #define MC_CMD_TCM_TXQ_INIT_IN_LEN 28
17980 /* the txq id */
17981 #define MC_CMD_TCM_TXQ_INIT_IN_QID_OFST 0
17982 #define MC_CMD_TCM_TXQ_INIT_IN_QID_LEN 4
17983 /* the static priority associated with the txq */
17984 #define MC_CMD_TCM_TXQ_INIT_IN_LABEL_OFST 4
17985 #define MC_CMD_TCM_TXQ_INIT_IN_LABEL_LEN 4
17986 /* bitmask of the priority queues this txq is inserted into when inserted. */
17987 #define MC_CMD_TCM_TXQ_INIT_IN_PQ_FLAGS_OFST 8
17988 #define MC_CMD_TCM_TXQ_INIT_IN_PQ_FLAGS_LEN 4
17989 #define MC_CMD_TCM_TXQ_INIT_IN_PQ_FLAG_GUARANTEED_OFST 8
17990 #define MC_CMD_TCM_TXQ_INIT_IN_PQ_FLAG_GUARANTEED_LBN 0
17991 #define MC_CMD_TCM_TXQ_INIT_IN_PQ_FLAG_GUARANTEED_WIDTH 1
17992 #define MC_CMD_TCM_TXQ_INIT_IN_PQ_FLAG_NORMAL_OFST 8
17993 #define MC_CMD_TCM_TXQ_INIT_IN_PQ_FLAG_NORMAL_LBN 1
17994 #define MC_CMD_TCM_TXQ_INIT_IN_PQ_FLAG_NORMAL_WIDTH 1
17995 #define MC_CMD_TCM_TXQ_INIT_IN_PQ_FLAG_LOW_OFST 8
17996 #define MC_CMD_TCM_TXQ_INIT_IN_PQ_FLAG_LOW_LBN 2
17997 #define MC_CMD_TCM_TXQ_INIT_IN_PQ_FLAG_LOW_WIDTH 1
17998 /* the reaction point (RP) bucket */
17999 #define MC_CMD_TCM_TXQ_INIT_IN_RP_BKT_OFST 12
18000 #define MC_CMD_TCM_TXQ_INIT_IN_RP_BKT_LEN 4
18001 /* an already reserved bucket (typically set to bucket associated with outer
18002  * vswitch)
18003  */
18004 #define MC_CMD_TCM_TXQ_INIT_IN_MAX_BKT1_OFST 16
18005 #define MC_CMD_TCM_TXQ_INIT_IN_MAX_BKT1_LEN 4
18006 /* an already reserved bucket (typically set to bucket associated with inner
18007  * vswitch)
18008  */
18009 #define MC_CMD_TCM_TXQ_INIT_IN_MAX_BKT2_OFST 20
18010 #define MC_CMD_TCM_TXQ_INIT_IN_MAX_BKT2_LEN 4
18011 /* the min bucket (typically for ETS/minimum bandwidth) */
18012 #define MC_CMD_TCM_TXQ_INIT_IN_MIN_BKT_OFST 24
18013 #define MC_CMD_TCM_TXQ_INIT_IN_MIN_BKT_LEN 4
18014
18015 /* MC_CMD_TCM_TXQ_INIT_EXT_IN msgrequest */
18016 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_LEN 32
18017 /* the txq id */
18018 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_QID_OFST 0
18019 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_QID_LEN 4
18020 /* the static priority associated with the txq */
18021 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_LABEL_NORMAL_OFST 4
18022 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_LABEL_NORMAL_LEN 4
18023 /* bitmask of the priority queues this txq is inserted into when inserted. */
18024 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_PQ_FLAGS_OFST 8
18025 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_PQ_FLAGS_LEN 4
18026 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_PQ_FLAG_GUARANTEED_OFST 8
18027 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_PQ_FLAG_GUARANTEED_LBN 0
18028 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_PQ_FLAG_GUARANTEED_WIDTH 1
18029 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_PQ_FLAG_NORMAL_OFST 8
18030 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_PQ_FLAG_NORMAL_LBN 1
18031 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_PQ_FLAG_NORMAL_WIDTH 1
18032 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_PQ_FLAG_LOW_OFST 8
18033 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_PQ_FLAG_LOW_LBN 2
18034 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_PQ_FLAG_LOW_WIDTH 1
18035 /* the reaction point (RP) bucket */
18036 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_RP_BKT_OFST 12
18037 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_RP_BKT_LEN 4
18038 /* an already reserved bucket (typically set to bucket associated with outer
18039  * vswitch)
18040  */
18041 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_MAX_BKT1_OFST 16
18042 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_MAX_BKT1_LEN 4
18043 /* an already reserved bucket (typically set to bucket associated with inner
18044  * vswitch)
18045  */
18046 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_MAX_BKT2_OFST 20
18047 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_MAX_BKT2_LEN 4
18048 /* the min bucket (typically for ETS/minimum bandwidth) */
18049 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_MIN_BKT_OFST 24
18050 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_MIN_BKT_LEN 4
18051 /* the static priority associated with the txq */
18052 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_LABEL_GUARANTEED_OFST 28
18053 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_LABEL_GUARANTEED_LEN 4
18054
18055 /* MC_CMD_TCM_TXQ_INIT_OUT msgresponse */
18056 #define MC_CMD_TCM_TXQ_INIT_OUT_LEN 0
18057
18058
18059 /***********************************/
18060 /* MC_CMD_LINK_PIOBUF
18061  * Link a push I/O buffer to a TxQ
18062  */
18063 #define MC_CMD_LINK_PIOBUF 0x92
18064 #define MC_CMD_LINK_PIOBUF_MSGSET 0x92
18065 #undef  MC_CMD_0x92_PRIVILEGE_CTG
18066
18067 #define MC_CMD_0x92_PRIVILEGE_CTG SRIOV_CTG_ONLOAD
18068
18069 /* MC_CMD_LINK_PIOBUF_IN msgrequest */
18070 #define MC_CMD_LINK_PIOBUF_IN_LEN 8
18071 /* Handle for allocated push I/O buffer. */
18072 #define MC_CMD_LINK_PIOBUF_IN_PIOBUF_HANDLE_OFST 0
18073 #define MC_CMD_LINK_PIOBUF_IN_PIOBUF_HANDLE_LEN 4
18074 /* Function Local Instance (VI) number which has a TxQ allocated to it. */
18075 #define MC_CMD_LINK_PIOBUF_IN_TXQ_INSTANCE_OFST 4
18076 #define MC_CMD_LINK_PIOBUF_IN_TXQ_INSTANCE_LEN 4
18077
18078 /* MC_CMD_LINK_PIOBUF_OUT msgresponse */
18079 #define MC_CMD_LINK_PIOBUF_OUT_LEN 0
18080
18081
18082 /***********************************/
18083 /* MC_CMD_UNLINK_PIOBUF
18084  * Unlink a push I/O buffer from a TxQ
18085  */
18086 #define MC_CMD_UNLINK_PIOBUF 0x93
18087 #define MC_CMD_UNLINK_PIOBUF_MSGSET 0x93
18088 #undef  MC_CMD_0x93_PRIVILEGE_CTG
18089
18090 #define MC_CMD_0x93_PRIVILEGE_CTG SRIOV_CTG_ONLOAD
18091
18092 /* MC_CMD_UNLINK_PIOBUF_IN msgrequest */
18093 #define MC_CMD_UNLINK_PIOBUF_IN_LEN 4
18094 /* Function Local Instance (VI) number. */
18095 #define MC_CMD_UNLINK_PIOBUF_IN_TXQ_INSTANCE_OFST 0
18096 #define MC_CMD_UNLINK_PIOBUF_IN_TXQ_INSTANCE_LEN 4
18097
18098 /* MC_CMD_UNLINK_PIOBUF_OUT msgresponse */
18099 #define MC_CMD_UNLINK_PIOBUF_OUT_LEN 0
18100
18101
18102 /***********************************/
18103 /* MC_CMD_VSWITCH_ALLOC
18104  * allocate and initialise a v-switch.
18105  */
18106 #define MC_CMD_VSWITCH_ALLOC 0x94
18107 #define MC_CMD_VSWITCH_ALLOC_MSGSET 0x94
18108 #undef  MC_CMD_0x94_PRIVILEGE_CTG
18109
18110 #define MC_CMD_0x94_PRIVILEGE_CTG SRIOV_CTG_GENERAL
18111
18112 /* MC_CMD_VSWITCH_ALLOC_IN msgrequest */
18113 #define MC_CMD_VSWITCH_ALLOC_IN_LEN 16
18114 /* The port to connect to the v-switch's upstream port. */
18115 #define MC_CMD_VSWITCH_ALLOC_IN_UPSTREAM_PORT_ID_OFST 0
18116 #define MC_CMD_VSWITCH_ALLOC_IN_UPSTREAM_PORT_ID_LEN 4
18117 /* The type of v-switch to create. */
18118 #define MC_CMD_VSWITCH_ALLOC_IN_TYPE_OFST 4
18119 #define MC_CMD_VSWITCH_ALLOC_IN_TYPE_LEN 4
18120 /* enum: VLAN */
18121 #define MC_CMD_VSWITCH_ALLOC_IN_VSWITCH_TYPE_VLAN 0x1
18122 /* enum: VEB */
18123 #define MC_CMD_VSWITCH_ALLOC_IN_VSWITCH_TYPE_VEB 0x2
18124 /* enum: VEPA (obsolete) */
18125 #define MC_CMD_VSWITCH_ALLOC_IN_VSWITCH_TYPE_VEPA 0x3
18126 /* enum: MUX */
18127 #define MC_CMD_VSWITCH_ALLOC_IN_VSWITCH_TYPE_MUX 0x4
18128 /* enum: Snapper specific; semantics TBD */
18129 #define MC_CMD_VSWITCH_ALLOC_IN_VSWITCH_TYPE_TEST 0x5
18130 /* Flags controlling v-port creation */
18131 #define MC_CMD_VSWITCH_ALLOC_IN_FLAGS_OFST 8
18132 #define MC_CMD_VSWITCH_ALLOC_IN_FLAGS_LEN 4
18133 #define MC_CMD_VSWITCH_ALLOC_IN_FLAG_AUTO_PORT_OFST 8
18134 #define MC_CMD_VSWITCH_ALLOC_IN_FLAG_AUTO_PORT_LBN 0
18135 #define MC_CMD_VSWITCH_ALLOC_IN_FLAG_AUTO_PORT_WIDTH 1
18136 /* The number of VLAN tags to allow for attached v-ports. For VLAN aggregators,
18137  * this must be one or greated, and the attached v-ports must have exactly this
18138  * number of tags. For other v-switch types, this must be zero of greater, and
18139  * is an upper limit on the number of VLAN tags for attached v-ports. An error
18140  * will be returned if existing configuration means we can't support attached
18141  * v-ports with this number of tags.
18142  */
18143 #define MC_CMD_VSWITCH_ALLOC_IN_NUM_VLAN_TAGS_OFST 12
18144 #define MC_CMD_VSWITCH_ALLOC_IN_NUM_VLAN_TAGS_LEN 4
18145
18146 /* MC_CMD_VSWITCH_ALLOC_OUT msgresponse */
18147 #define MC_CMD_VSWITCH_ALLOC_OUT_LEN 0
18148
18149
18150 /***********************************/
18151 /* MC_CMD_VSWITCH_FREE
18152  * de-allocate a v-switch.
18153  */
18154 #define MC_CMD_VSWITCH_FREE 0x95
18155 #define MC_CMD_VSWITCH_FREE_MSGSET 0x95
18156 #undef  MC_CMD_0x95_PRIVILEGE_CTG
18157
18158 #define MC_CMD_0x95_PRIVILEGE_CTG SRIOV_CTG_GENERAL
18159
18160 /* MC_CMD_VSWITCH_FREE_IN msgrequest */
18161 #define MC_CMD_VSWITCH_FREE_IN_LEN 4
18162 /* The port to which the v-switch is connected. */
18163 #define MC_CMD_VSWITCH_FREE_IN_UPSTREAM_PORT_ID_OFST 0
18164 #define MC_CMD_VSWITCH_FREE_IN_UPSTREAM_PORT_ID_LEN 4
18165
18166 /* MC_CMD_VSWITCH_FREE_OUT msgresponse */
18167 #define MC_CMD_VSWITCH_FREE_OUT_LEN 0
18168
18169
18170 /***********************************/
18171 /* MC_CMD_VSWITCH_QUERY
18172  * read some config of v-switch. For now this command is an empty placeholder.
18173  * It may be used to check if a v-switch is connected to a given EVB port (if
18174  * not, then the command returns ENOENT).
18175  */
18176 #define MC_CMD_VSWITCH_QUERY 0x63
18177 #define MC_CMD_VSWITCH_QUERY_MSGSET 0x63
18178 #undef  MC_CMD_0x63_PRIVILEGE_CTG
18179
18180 #define MC_CMD_0x63_PRIVILEGE_CTG SRIOV_CTG_GENERAL
18181
18182 /* MC_CMD_VSWITCH_QUERY_IN msgrequest */
18183 #define MC_CMD_VSWITCH_QUERY_IN_LEN 4
18184 /* The port to which the v-switch is connected. */
18185 #define MC_CMD_VSWITCH_QUERY_IN_UPSTREAM_PORT_ID_OFST 0
18186 #define MC_CMD_VSWITCH_QUERY_IN_UPSTREAM_PORT_ID_LEN 4
18187
18188 /* MC_CMD_VSWITCH_QUERY_OUT msgresponse */
18189 #define MC_CMD_VSWITCH_QUERY_OUT_LEN 0
18190
18191
18192 /***********************************/
18193 /* MC_CMD_VPORT_ALLOC
18194  * allocate a v-port.
18195  */
18196 #define MC_CMD_VPORT_ALLOC 0x96
18197 #define MC_CMD_VPORT_ALLOC_MSGSET 0x96
18198 #undef  MC_CMD_0x96_PRIVILEGE_CTG
18199
18200 #define MC_CMD_0x96_PRIVILEGE_CTG SRIOV_CTG_GENERAL
18201
18202 /* MC_CMD_VPORT_ALLOC_IN msgrequest */
18203 #define MC_CMD_VPORT_ALLOC_IN_LEN 20
18204 /* The port to which the v-switch is connected. */
18205 #define MC_CMD_VPORT_ALLOC_IN_UPSTREAM_PORT_ID_OFST 0
18206 #define MC_CMD_VPORT_ALLOC_IN_UPSTREAM_PORT_ID_LEN 4
18207 /* The type of the new v-port. */
18208 #define MC_CMD_VPORT_ALLOC_IN_TYPE_OFST 4
18209 #define MC_CMD_VPORT_ALLOC_IN_TYPE_LEN 4
18210 /* enum: VLAN (obsolete) */
18211 #define MC_CMD_VPORT_ALLOC_IN_VPORT_TYPE_VLAN 0x1
18212 /* enum: VEB (obsolete) */
18213 #define MC_CMD_VPORT_ALLOC_IN_VPORT_TYPE_VEB 0x2
18214 /* enum: VEPA (obsolete) */
18215 #define MC_CMD_VPORT_ALLOC_IN_VPORT_TYPE_VEPA 0x3
18216 /* enum: A normal v-port receives packets which match a specified MAC and/or
18217  * VLAN.
18218  */
18219 #define MC_CMD_VPORT_ALLOC_IN_VPORT_TYPE_NORMAL 0x4
18220 /* enum: An expansion v-port packets traffic which don't match any other
18221  * v-port.
18222  */
18223 #define MC_CMD_VPORT_ALLOC_IN_VPORT_TYPE_EXPANSION 0x5
18224 /* enum: An test v-port receives packets which match any filters installed by
18225  * its downstream components.
18226  */
18227 #define MC_CMD_VPORT_ALLOC_IN_VPORT_TYPE_TEST 0x6
18228 /* Flags controlling v-port creation */
18229 #define MC_CMD_VPORT_ALLOC_IN_FLAGS_OFST 8
18230 #define MC_CMD_VPORT_ALLOC_IN_FLAGS_LEN 4
18231 #define MC_CMD_VPORT_ALLOC_IN_FLAG_AUTO_PORT_OFST 8
18232 #define MC_CMD_VPORT_ALLOC_IN_FLAG_AUTO_PORT_LBN 0
18233 #define MC_CMD_VPORT_ALLOC_IN_FLAG_AUTO_PORT_WIDTH 1
18234 #define MC_CMD_VPORT_ALLOC_IN_FLAG_VLAN_RESTRICT_OFST 8
18235 #define MC_CMD_VPORT_ALLOC_IN_FLAG_VLAN_RESTRICT_LBN 1
18236 #define MC_CMD_VPORT_ALLOC_IN_FLAG_VLAN_RESTRICT_WIDTH 1
18237 /* The number of VLAN tags to insert/remove. An error will be returned if
18238  * incompatible with the number of VLAN tags specified for the upstream
18239  * v-switch.
18240  */
18241 #define MC_CMD_VPORT_ALLOC_IN_NUM_VLAN_TAGS_OFST 12
18242 #define MC_CMD_VPORT_ALLOC_IN_NUM_VLAN_TAGS_LEN 4
18243 /* The actual VLAN tags to insert/remove */
18244 #define MC_CMD_VPORT_ALLOC_IN_VLAN_TAGS_OFST 16
18245 #define MC_CMD_VPORT_ALLOC_IN_VLAN_TAGS_LEN 4
18246 #define MC_CMD_VPORT_ALLOC_IN_VLAN_TAG_0_OFST 16
18247 #define MC_CMD_VPORT_ALLOC_IN_VLAN_TAG_0_LBN 0
18248 #define MC_CMD_VPORT_ALLOC_IN_VLAN_TAG_0_WIDTH 16
18249 #define MC_CMD_VPORT_ALLOC_IN_VLAN_TAG_1_OFST 16
18250 #define MC_CMD_VPORT_ALLOC_IN_VLAN_TAG_1_LBN 16
18251 #define MC_CMD_VPORT_ALLOC_IN_VLAN_TAG_1_WIDTH 16
18252
18253 /* MC_CMD_VPORT_ALLOC_OUT msgresponse */
18254 #define MC_CMD_VPORT_ALLOC_OUT_LEN 4
18255 /* The handle of the new v-port */
18256 #define MC_CMD_VPORT_ALLOC_OUT_VPORT_ID_OFST 0
18257 #define MC_CMD_VPORT_ALLOC_OUT_VPORT_ID_LEN 4
18258
18259
18260 /***********************************/
18261 /* MC_CMD_VPORT_FREE
18262  * de-allocate a v-port.
18263  */
18264 #define MC_CMD_VPORT_FREE 0x97
18265 #define MC_CMD_VPORT_FREE_MSGSET 0x97
18266 #undef  MC_CMD_0x97_PRIVILEGE_CTG
18267
18268 #define MC_CMD_0x97_PRIVILEGE_CTG SRIOV_CTG_GENERAL
18269
18270 /* MC_CMD_VPORT_FREE_IN msgrequest */
18271 #define MC_CMD_VPORT_FREE_IN_LEN 4
18272 /* The handle of the v-port */
18273 #define MC_CMD_VPORT_FREE_IN_VPORT_ID_OFST 0
18274 #define MC_CMD_VPORT_FREE_IN_VPORT_ID_LEN 4
18275
18276 /* MC_CMD_VPORT_FREE_OUT msgresponse */
18277 #define MC_CMD_VPORT_FREE_OUT_LEN 0
18278
18279
18280 /***********************************/
18281 /* MC_CMD_VADAPTOR_ALLOC
18282  * allocate a v-adaptor.
18283  */
18284 #define MC_CMD_VADAPTOR_ALLOC 0x98
18285 #define MC_CMD_VADAPTOR_ALLOC_MSGSET 0x98
18286 #undef  MC_CMD_0x98_PRIVILEGE_CTG
18287
18288 #define MC_CMD_0x98_PRIVILEGE_CTG SRIOV_CTG_GENERAL
18289
18290 /* MC_CMD_VADAPTOR_ALLOC_IN msgrequest */
18291 #define MC_CMD_VADAPTOR_ALLOC_IN_LEN 30
18292 /* The port to connect to the v-adaptor's port. */
18293 #define MC_CMD_VADAPTOR_ALLOC_IN_UPSTREAM_PORT_ID_OFST 0
18294 #define MC_CMD_VADAPTOR_ALLOC_IN_UPSTREAM_PORT_ID_LEN 4
18295 /* Flags controlling v-adaptor creation */
18296 #define MC_CMD_VADAPTOR_ALLOC_IN_FLAGS_OFST 8
18297 #define MC_CMD_VADAPTOR_ALLOC_IN_FLAGS_LEN 4
18298 #define MC_CMD_VADAPTOR_ALLOC_IN_FLAG_AUTO_VADAPTOR_OFST 8
18299 #define MC_CMD_VADAPTOR_ALLOC_IN_FLAG_AUTO_VADAPTOR_LBN 0
18300 #define MC_CMD_VADAPTOR_ALLOC_IN_FLAG_AUTO_VADAPTOR_WIDTH 1
18301 #define MC_CMD_VADAPTOR_ALLOC_IN_FLAG_PERMIT_SET_MAC_WHEN_FILTERS_INSTALLED_OFST 8
18302 #define MC_CMD_VADAPTOR_ALLOC_IN_FLAG_PERMIT_SET_MAC_WHEN_FILTERS_INSTALLED_LBN 1
18303 #define MC_CMD_VADAPTOR_ALLOC_IN_FLAG_PERMIT_SET_MAC_WHEN_FILTERS_INSTALLED_WIDTH 1
18304 /* The number of VLAN tags to strip on receive */
18305 #define MC_CMD_VADAPTOR_ALLOC_IN_NUM_VLANS_OFST 12
18306 #define MC_CMD_VADAPTOR_ALLOC_IN_NUM_VLANS_LEN 4
18307 /* The number of VLAN tags to transparently insert/remove. */
18308 #define MC_CMD_VADAPTOR_ALLOC_IN_NUM_VLAN_TAGS_OFST 16
18309 #define MC_CMD_VADAPTOR_ALLOC_IN_NUM_VLAN_TAGS_LEN 4
18310 /* The actual VLAN tags to insert/remove */
18311 #define MC_CMD_VADAPTOR_ALLOC_IN_VLAN_TAGS_OFST 20
18312 #define MC_CMD_VADAPTOR_ALLOC_IN_VLAN_TAGS_LEN 4
18313 #define MC_CMD_VADAPTOR_ALLOC_IN_VLAN_TAG_0_OFST 20
18314 #define MC_CMD_VADAPTOR_ALLOC_IN_VLAN_TAG_0_LBN 0
18315 #define MC_CMD_VADAPTOR_ALLOC_IN_VLAN_TAG_0_WIDTH 16
18316 #define MC_CMD_VADAPTOR_ALLOC_IN_VLAN_TAG_1_OFST 20
18317 #define MC_CMD_VADAPTOR_ALLOC_IN_VLAN_TAG_1_LBN 16
18318 #define MC_CMD_VADAPTOR_ALLOC_IN_VLAN_TAG_1_WIDTH 16
18319 /* The MAC address to assign to this v-adaptor */
18320 #define MC_CMD_VADAPTOR_ALLOC_IN_MACADDR_OFST 24
18321 #define MC_CMD_VADAPTOR_ALLOC_IN_MACADDR_LEN 6
18322 /* enum: Derive the MAC address from the upstream port */
18323 #define MC_CMD_VADAPTOR_ALLOC_IN_AUTO_MAC 0x0
18324
18325 /* MC_CMD_VADAPTOR_ALLOC_OUT msgresponse */
18326 #define MC_CMD_VADAPTOR_ALLOC_OUT_LEN 0
18327
18328
18329 /***********************************/
18330 /* MC_CMD_VADAPTOR_FREE
18331  * de-allocate a v-adaptor.
18332  */
18333 #define MC_CMD_VADAPTOR_FREE 0x99
18334 #define MC_CMD_VADAPTOR_FREE_MSGSET 0x99
18335 #undef  MC_CMD_0x99_PRIVILEGE_CTG
18336
18337 #define MC_CMD_0x99_PRIVILEGE_CTG SRIOV_CTG_GENERAL
18338
18339 /* MC_CMD_VADAPTOR_FREE_IN msgrequest */
18340 #define MC_CMD_VADAPTOR_FREE_IN_LEN 4
18341 /* The port to which the v-adaptor is connected. */
18342 #define MC_CMD_VADAPTOR_FREE_IN_UPSTREAM_PORT_ID_OFST 0
18343 #define MC_CMD_VADAPTOR_FREE_IN_UPSTREAM_PORT_ID_LEN 4
18344
18345 /* MC_CMD_VADAPTOR_FREE_OUT msgresponse */
18346 #define MC_CMD_VADAPTOR_FREE_OUT_LEN 0
18347
18348
18349 /***********************************/
18350 /* MC_CMD_VADAPTOR_SET_MAC
18351  * assign a new MAC address to a v-adaptor.
18352  */
18353 #define MC_CMD_VADAPTOR_SET_MAC 0x5d
18354 #define MC_CMD_VADAPTOR_SET_MAC_MSGSET 0x5d
18355 #undef  MC_CMD_0x5d_PRIVILEGE_CTG
18356
18357 #define MC_CMD_0x5d_PRIVILEGE_CTG SRIOV_CTG_GENERAL
18358
18359 /* MC_CMD_VADAPTOR_SET_MAC_IN msgrequest */
18360 #define MC_CMD_VADAPTOR_SET_MAC_IN_LEN 10
18361 /* The port to which the v-adaptor is connected. */
18362 #define MC_CMD_VADAPTOR_SET_MAC_IN_UPSTREAM_PORT_ID_OFST 0
18363 #define MC_CMD_VADAPTOR_SET_MAC_IN_UPSTREAM_PORT_ID_LEN 4
18364 /* The new MAC address to assign to this v-adaptor */
18365 #define MC_CMD_VADAPTOR_SET_MAC_IN_MACADDR_OFST 4
18366 #define MC_CMD_VADAPTOR_SET_MAC_IN_MACADDR_LEN 6
18367
18368 /* MC_CMD_VADAPTOR_SET_MAC_OUT msgresponse */
18369 #define MC_CMD_VADAPTOR_SET_MAC_OUT_LEN 0
18370
18371
18372 /***********************************/
18373 /* MC_CMD_VADAPTOR_GET_MAC
18374  * read the MAC address assigned to a v-adaptor.
18375  */
18376 #define MC_CMD_VADAPTOR_GET_MAC 0x5e
18377 #define MC_CMD_VADAPTOR_GET_MAC_MSGSET 0x5e
18378 #undef  MC_CMD_0x5e_PRIVILEGE_CTG
18379
18380 #define MC_CMD_0x5e_PRIVILEGE_CTG SRIOV_CTG_GENERAL
18381
18382 /* MC_CMD_VADAPTOR_GET_MAC_IN msgrequest */
18383 #define MC_CMD_VADAPTOR_GET_MAC_IN_LEN 4
18384 /* The port to which the v-adaptor is connected. */
18385 #define MC_CMD_VADAPTOR_GET_MAC_IN_UPSTREAM_PORT_ID_OFST 0
18386 #define MC_CMD_VADAPTOR_GET_MAC_IN_UPSTREAM_PORT_ID_LEN 4
18387
18388 /* MC_CMD_VADAPTOR_GET_MAC_OUT msgresponse */
18389 #define MC_CMD_VADAPTOR_GET_MAC_OUT_LEN 6
18390 /* The MAC address assigned to this v-adaptor */
18391 #define MC_CMD_VADAPTOR_GET_MAC_OUT_MACADDR_OFST 0
18392 #define MC_CMD_VADAPTOR_GET_MAC_OUT_MACADDR_LEN 6
18393
18394
18395 /***********************************/
18396 /* MC_CMD_VADAPTOR_QUERY
18397  * read some config of v-adaptor.
18398  */
18399 #define MC_CMD_VADAPTOR_QUERY 0x61
18400 #define MC_CMD_VADAPTOR_QUERY_MSGSET 0x61
18401 #undef  MC_CMD_0x61_PRIVILEGE_CTG
18402
18403 #define MC_CMD_0x61_PRIVILEGE_CTG SRIOV_CTG_GENERAL
18404
18405 /* MC_CMD_VADAPTOR_QUERY_IN msgrequest */
18406 #define MC_CMD_VADAPTOR_QUERY_IN_LEN 4
18407 /* The port to which the v-adaptor is connected. */
18408 #define MC_CMD_VADAPTOR_QUERY_IN_UPSTREAM_PORT_ID_OFST 0
18409 #define MC_CMD_VADAPTOR_QUERY_IN_UPSTREAM_PORT_ID_LEN 4
18410
18411 /* MC_CMD_VADAPTOR_QUERY_OUT msgresponse */
18412 #define MC_CMD_VADAPTOR_QUERY_OUT_LEN 12
18413 /* The EVB port flags as defined at MC_CMD_VPORT_ALLOC. */
18414 #define MC_CMD_VADAPTOR_QUERY_OUT_PORT_FLAGS_OFST 0
18415 #define MC_CMD_VADAPTOR_QUERY_OUT_PORT_FLAGS_LEN 4
18416 /* The v-adaptor flags as defined at MC_CMD_VADAPTOR_ALLOC. */
18417 #define MC_CMD_VADAPTOR_QUERY_OUT_VADAPTOR_FLAGS_OFST 4
18418 #define MC_CMD_VADAPTOR_QUERY_OUT_VADAPTOR_FLAGS_LEN 4
18419 /* The number of VLAN tags that may still be added */
18420 #define MC_CMD_VADAPTOR_QUERY_OUT_NUM_AVAILABLE_VLAN_TAGS_OFST 8
18421 #define MC_CMD_VADAPTOR_QUERY_OUT_NUM_AVAILABLE_VLAN_TAGS_LEN 4
18422
18423
18424 /***********************************/
18425 /* MC_CMD_EVB_PORT_ASSIGN
18426  * assign a port to a PCI function.
18427  */
18428 #define MC_CMD_EVB_PORT_ASSIGN 0x9a
18429 #define MC_CMD_EVB_PORT_ASSIGN_MSGSET 0x9a
18430 #undef  MC_CMD_0x9a_PRIVILEGE_CTG
18431
18432 #define MC_CMD_0x9a_PRIVILEGE_CTG SRIOV_CTG_GENERAL
18433
18434 /* MC_CMD_EVB_PORT_ASSIGN_IN msgrequest */
18435 #define MC_CMD_EVB_PORT_ASSIGN_IN_LEN 8
18436 /* The port to assign. */
18437 #define MC_CMD_EVB_PORT_ASSIGN_IN_PORT_ID_OFST 0
18438 #define MC_CMD_EVB_PORT_ASSIGN_IN_PORT_ID_LEN 4
18439 /* The target function to modify. */
18440 #define MC_CMD_EVB_PORT_ASSIGN_IN_FUNCTION_OFST 4
18441 #define MC_CMD_EVB_PORT_ASSIGN_IN_FUNCTION_LEN 4
18442 #define MC_CMD_EVB_PORT_ASSIGN_IN_PF_OFST 4
18443 #define MC_CMD_EVB_PORT_ASSIGN_IN_PF_LBN 0
18444 #define MC_CMD_EVB_PORT_ASSIGN_IN_PF_WIDTH 16
18445 #define MC_CMD_EVB_PORT_ASSIGN_IN_VF_OFST 4
18446 #define MC_CMD_EVB_PORT_ASSIGN_IN_VF_LBN 16
18447 #define MC_CMD_EVB_PORT_ASSIGN_IN_VF_WIDTH 16
18448
18449 /* MC_CMD_EVB_PORT_ASSIGN_OUT msgresponse */
18450 #define MC_CMD_EVB_PORT_ASSIGN_OUT_LEN 0
18451
18452
18453 /***********************************/
18454 /* MC_CMD_RDWR_A64_REGIONS
18455  * Assign the 64 bit region addresses.
18456  */
18457 #define MC_CMD_RDWR_A64_REGIONS 0x9b
18458 #define MC_CMD_RDWR_A64_REGIONS_MSGSET 0x9b
18459 #undef  MC_CMD_0x9b_PRIVILEGE_CTG
18460
18461 #define MC_CMD_0x9b_PRIVILEGE_CTG SRIOV_CTG_ADMIN
18462
18463 /* MC_CMD_RDWR_A64_REGIONS_IN msgrequest */
18464 #define MC_CMD_RDWR_A64_REGIONS_IN_LEN 17
18465 #define MC_CMD_RDWR_A64_REGIONS_IN_REGION0_OFST 0
18466 #define MC_CMD_RDWR_A64_REGIONS_IN_REGION0_LEN 4
18467 #define MC_CMD_RDWR_A64_REGIONS_IN_REGION1_OFST 4
18468 #define MC_CMD_RDWR_A64_REGIONS_IN_REGION1_LEN 4
18469 #define MC_CMD_RDWR_A64_REGIONS_IN_REGION2_OFST 8
18470 #define MC_CMD_RDWR_A64_REGIONS_IN_REGION2_LEN 4
18471 #define MC_CMD_RDWR_A64_REGIONS_IN_REGION3_OFST 12
18472 #define MC_CMD_RDWR_A64_REGIONS_IN_REGION3_LEN 4
18473 /* Write enable bits 0-3, set to write, clear to read. */
18474 #define MC_CMD_RDWR_A64_REGIONS_IN_WRITE_MASK_LBN 128
18475 #define MC_CMD_RDWR_A64_REGIONS_IN_WRITE_MASK_WIDTH 4
18476 #define MC_CMD_RDWR_A64_REGIONS_IN_WRITE_MASK_BYTE_OFST 16
18477 #define MC_CMD_RDWR_A64_REGIONS_IN_WRITE_MASK_BYTE_LEN 1
18478
18479 /* MC_CMD_RDWR_A64_REGIONS_OUT msgresponse: This data always included
18480  * regardless of state of write bits in the request.
18481  */
18482 #define MC_CMD_RDWR_A64_REGIONS_OUT_LEN 16
18483 #define MC_CMD_RDWR_A64_REGIONS_OUT_REGION0_OFST 0
18484 #define MC_CMD_RDWR_A64_REGIONS_OUT_REGION0_LEN 4
18485 #define MC_CMD_RDWR_A64_REGIONS_OUT_REGION1_OFST 4
18486 #define MC_CMD_RDWR_A64_REGIONS_OUT_REGION1_LEN 4
18487 #define MC_CMD_RDWR_A64_REGIONS_OUT_REGION2_OFST 8
18488 #define MC_CMD_RDWR_A64_REGIONS_OUT_REGION2_LEN 4
18489 #define MC_CMD_RDWR_A64_REGIONS_OUT_REGION3_OFST 12
18490 #define MC_CMD_RDWR_A64_REGIONS_OUT_REGION3_LEN 4
18491
18492
18493 /***********************************/
18494 /* MC_CMD_ONLOAD_STACK_ALLOC
18495  * Allocate an Onload stack ID.
18496  */
18497 #define MC_CMD_ONLOAD_STACK_ALLOC 0x9c
18498 #define MC_CMD_ONLOAD_STACK_ALLOC_MSGSET 0x9c
18499 #undef  MC_CMD_0x9c_PRIVILEGE_CTG
18500
18501 #define MC_CMD_0x9c_PRIVILEGE_CTG SRIOV_CTG_ONLOAD
18502
18503 /* MC_CMD_ONLOAD_STACK_ALLOC_IN msgrequest */
18504 #define MC_CMD_ONLOAD_STACK_ALLOC_IN_LEN 4
18505 /* The handle of the owning upstream port */
18506 #define MC_CMD_ONLOAD_STACK_ALLOC_IN_UPSTREAM_PORT_ID_OFST 0
18507 #define MC_CMD_ONLOAD_STACK_ALLOC_IN_UPSTREAM_PORT_ID_LEN 4
18508
18509 /* MC_CMD_ONLOAD_STACK_ALLOC_OUT msgresponse */
18510 #define MC_CMD_ONLOAD_STACK_ALLOC_OUT_LEN 4
18511 /* The handle of the new Onload stack */
18512 #define MC_CMD_ONLOAD_STACK_ALLOC_OUT_ONLOAD_STACK_ID_OFST 0
18513 #define MC_CMD_ONLOAD_STACK_ALLOC_OUT_ONLOAD_STACK_ID_LEN 4
18514
18515
18516 /***********************************/
18517 /* MC_CMD_ONLOAD_STACK_FREE
18518  * Free an Onload stack ID.
18519  */
18520 #define MC_CMD_ONLOAD_STACK_FREE 0x9d
18521 #define MC_CMD_ONLOAD_STACK_FREE_MSGSET 0x9d
18522 #undef  MC_CMD_0x9d_PRIVILEGE_CTG
18523
18524 #define MC_CMD_0x9d_PRIVILEGE_CTG SRIOV_CTG_ONLOAD
18525
18526 /* MC_CMD_ONLOAD_STACK_FREE_IN msgrequest */
18527 #define MC_CMD_ONLOAD_STACK_FREE_IN_LEN 4
18528 /* The handle of the Onload stack */
18529 #define MC_CMD_ONLOAD_STACK_FREE_IN_ONLOAD_STACK_ID_OFST 0
18530 #define MC_CMD_ONLOAD_STACK_FREE_IN_ONLOAD_STACK_ID_LEN 4
18531
18532 /* MC_CMD_ONLOAD_STACK_FREE_OUT msgresponse */
18533 #define MC_CMD_ONLOAD_STACK_FREE_OUT_LEN 0
18534
18535
18536 /***********************************/
18537 /* MC_CMD_RSS_CONTEXT_ALLOC
18538  * Allocate an RSS context.
18539  */
18540 #define MC_CMD_RSS_CONTEXT_ALLOC 0x9e
18541 #define MC_CMD_RSS_CONTEXT_ALLOC_MSGSET 0x9e
18542 #undef  MC_CMD_0x9e_PRIVILEGE_CTG
18543
18544 #define MC_CMD_0x9e_PRIVILEGE_CTG SRIOV_CTG_GENERAL
18545
18546 /* MC_CMD_RSS_CONTEXT_ALLOC_IN msgrequest */
18547 #define MC_CMD_RSS_CONTEXT_ALLOC_IN_LEN 12
18548 /* The handle of the owning upstream port */
18549 #define MC_CMD_RSS_CONTEXT_ALLOC_IN_UPSTREAM_PORT_ID_OFST 0
18550 #define MC_CMD_RSS_CONTEXT_ALLOC_IN_UPSTREAM_PORT_ID_LEN 4
18551 /* The type of context to allocate */
18552 #define MC_CMD_RSS_CONTEXT_ALLOC_IN_TYPE_OFST 4
18553 #define MC_CMD_RSS_CONTEXT_ALLOC_IN_TYPE_LEN 4
18554 /* enum: Allocate a context for exclusive use. The key and indirection table
18555  * must be explicitly configured.
18556  */
18557 #define MC_CMD_RSS_CONTEXT_ALLOC_IN_TYPE_EXCLUSIVE 0x0
18558 /* enum: Allocate a context for shared use; this will spread across a range of
18559  * queues, but the key and indirection table are pre-configured and may not be
18560  * changed. For this mode, NUM_QUEUES must 2, 4, 8, 16, 32 or 64.
18561  */
18562 #define MC_CMD_RSS_CONTEXT_ALLOC_IN_TYPE_SHARED 0x1
18563 /* enum: Allocate a context to spread evenly across an arbitrary number of
18564  * queues. No indirection table space is allocated for this context. (EF100 and
18565  * later)
18566  */
18567 #define MC_CMD_RSS_CONTEXT_ALLOC_IN_TYPE_EVEN_SPREADING 0x2
18568 /* Number of queues spanned by this context. For exclusive contexts this must
18569  * be in the range 1 to RSS_MAX_INDIRECTION_QUEUES, where
18570  * RSS_MAX_INDIRECTION_QUEUES is queried from MC_CMD_GET_CAPABILITIES_V9 or if
18571  * V9 is not supported then RSS_MAX_INDIRECTION_QUEUES is 64. Valid entries in
18572  * the indirection table will be in the range 0 to NUM_QUEUES-1. For even-
18573  * spreading contexts this must be in the range 1 to
18574  * RSS_MAX_EVEN_SPREADING_QUEUES as queried from MC_CMD_GET_CAPABILITIES. Note
18575  * that specifying NUM_QUEUES = 1 will not perform any spreading but may still
18576  * be useful as a way of obtaining the Toeplitz hash.
18577  */
18578 #define MC_CMD_RSS_CONTEXT_ALLOC_IN_NUM_QUEUES_OFST 8
18579 #define MC_CMD_RSS_CONTEXT_ALLOC_IN_NUM_QUEUES_LEN 4
18580
18581 /* MC_CMD_RSS_CONTEXT_ALLOC_V2_IN msgrequest */
18582 #define MC_CMD_RSS_CONTEXT_ALLOC_V2_IN_LEN 16
18583 /* The handle of the owning upstream port */
18584 #define MC_CMD_RSS_CONTEXT_ALLOC_V2_IN_UPSTREAM_PORT_ID_OFST 0
18585 #define MC_CMD_RSS_CONTEXT_ALLOC_V2_IN_UPSTREAM_PORT_ID_LEN 4
18586 /* The type of context to allocate */
18587 #define MC_CMD_RSS_CONTEXT_ALLOC_V2_IN_TYPE_OFST 4
18588 #define MC_CMD_RSS_CONTEXT_ALLOC_V2_IN_TYPE_LEN 4
18589 /* enum: Allocate a context for exclusive use. The key and indirection table
18590  * must be explicitly configured.
18591  */
18592 #define MC_CMD_RSS_CONTEXT_ALLOC_V2_IN_TYPE_EXCLUSIVE 0x0
18593 /* enum: Allocate a context for shared use; this will spread across a range of
18594  * queues, but the key and indirection table are pre-configured and may not be
18595  * changed. For this mode, NUM_QUEUES must 2, 4, 8, 16, 32 or 64.
18596  */
18597 #define MC_CMD_RSS_CONTEXT_ALLOC_V2_IN_TYPE_SHARED 0x1
18598 /* enum: Allocate a context to spread evenly across an arbitrary number of
18599  * queues. No indirection table space is allocated for this context. (EF100 and
18600  * later)
18601  */
18602 #define MC_CMD_RSS_CONTEXT_ALLOC_V2_IN_TYPE_EVEN_SPREADING 0x2
18603 /* Number of queues spanned by this context. For exclusive contexts this must
18604  * be in the range 1 to RSS_MAX_INDIRECTION_QUEUES, where
18605  * RSS_MAX_INDIRECTION_QUEUES is queried from MC_CMD_GET_CAPABILITIES_V9 or if
18606  * V9 is not supported then RSS_MAX_INDIRECTION_QUEUES is 64. Valid entries in
18607  * the indirection table will be in the range 0 to NUM_QUEUES-1. For even-
18608  * spreading contexts this must be in the range 1 to
18609  * RSS_MAX_EVEN_SPREADING_QUEUES as queried from MC_CMD_GET_CAPABILITIES. Note
18610  * that specifying NUM_QUEUES = 1 will not perform any spreading but may still
18611  * be useful as a way of obtaining the Toeplitz hash.
18612  */
18613 #define MC_CMD_RSS_CONTEXT_ALLOC_V2_IN_NUM_QUEUES_OFST 8
18614 #define MC_CMD_RSS_CONTEXT_ALLOC_V2_IN_NUM_QUEUES_LEN 4
18615 /* Size of indirection table to be allocated to this context from the pool.
18616  * Must be a power of 2. The minimum and maximum table size can be queried
18617  * using MC_CMD_GET_CAPABILITIES_V9. If there is not enough space remaining in
18618  * the common pool to allocate the requested table size, due to allocating
18619  * table space to other RSS contexts, then the command will fail with
18620  * MC_CMD_ERR_ENOSPC.
18621  */
18622 #define MC_CMD_RSS_CONTEXT_ALLOC_V2_IN_INDIRECTION_TABLE_SIZE_OFST 12
18623 #define MC_CMD_RSS_CONTEXT_ALLOC_V2_IN_INDIRECTION_TABLE_SIZE_LEN 4
18624
18625 /* MC_CMD_RSS_CONTEXT_ALLOC_OUT msgresponse */
18626 #define MC_CMD_RSS_CONTEXT_ALLOC_OUT_LEN 4
18627 /* The handle of the new RSS context. This should be considered opaque to the
18628  * host, although a value of 0xFFFFFFFF is guaranteed never to be a valid
18629  * handle.
18630  */
18631 #define MC_CMD_RSS_CONTEXT_ALLOC_OUT_RSS_CONTEXT_ID_OFST 0
18632 #define MC_CMD_RSS_CONTEXT_ALLOC_OUT_RSS_CONTEXT_ID_LEN 4
18633 /* enum: guaranteed invalid RSS context handle value */
18634 #define MC_CMD_RSS_CONTEXT_ALLOC_OUT_RSS_CONTEXT_ID_INVALID 0xffffffff
18635
18636
18637 /***********************************/
18638 /* MC_CMD_RSS_CONTEXT_FREE
18639  * Free an RSS context.
18640  */
18641 #define MC_CMD_RSS_CONTEXT_FREE 0x9f
18642 #define MC_CMD_RSS_CONTEXT_FREE_MSGSET 0x9f
18643 #undef  MC_CMD_0x9f_PRIVILEGE_CTG
18644
18645 #define MC_CMD_0x9f_PRIVILEGE_CTG SRIOV_CTG_GENERAL
18646
18647 /* MC_CMD_RSS_CONTEXT_FREE_IN msgrequest */
18648 #define MC_CMD_RSS_CONTEXT_FREE_IN_LEN 4
18649 /* The handle of the RSS context */
18650 #define MC_CMD_RSS_CONTEXT_FREE_IN_RSS_CONTEXT_ID_OFST 0
18651 #define MC_CMD_RSS_CONTEXT_FREE_IN_RSS_CONTEXT_ID_LEN 4
18652
18653 /* MC_CMD_RSS_CONTEXT_FREE_OUT msgresponse */
18654 #define MC_CMD_RSS_CONTEXT_FREE_OUT_LEN 0
18655
18656
18657 /***********************************/
18658 /* MC_CMD_RSS_CONTEXT_SET_KEY
18659  * Set the Toeplitz hash key for an RSS context.
18660  */
18661 #define MC_CMD_RSS_CONTEXT_SET_KEY 0xa0
18662 #define MC_CMD_RSS_CONTEXT_SET_KEY_MSGSET 0xa0
18663 #undef  MC_CMD_0xa0_PRIVILEGE_CTG
18664
18665 #define MC_CMD_0xa0_PRIVILEGE_CTG SRIOV_CTG_GENERAL
18666
18667 /* MC_CMD_RSS_CONTEXT_SET_KEY_IN msgrequest */
18668 #define MC_CMD_RSS_CONTEXT_SET_KEY_IN_LEN 44
18669 /* The handle of the RSS context */
18670 #define MC_CMD_RSS_CONTEXT_SET_KEY_IN_RSS_CONTEXT_ID_OFST 0
18671 #define MC_CMD_RSS_CONTEXT_SET_KEY_IN_RSS_CONTEXT_ID_LEN 4
18672 /* The 40-byte Toeplitz hash key (TBD endianness issues?) */
18673 #define MC_CMD_RSS_CONTEXT_SET_KEY_IN_TOEPLITZ_KEY_OFST 4
18674 #define MC_CMD_RSS_CONTEXT_SET_KEY_IN_TOEPLITZ_KEY_LEN 40
18675
18676 /* MC_CMD_RSS_CONTEXT_SET_KEY_OUT msgresponse */
18677 #define MC_CMD_RSS_CONTEXT_SET_KEY_OUT_LEN 0
18678
18679
18680 /***********************************/
18681 /* MC_CMD_RSS_CONTEXT_GET_KEY
18682  * Get the Toeplitz hash key for an RSS context.
18683  */
18684 #define MC_CMD_RSS_CONTEXT_GET_KEY 0xa1
18685 #define MC_CMD_RSS_CONTEXT_GET_KEY_MSGSET 0xa1
18686 #undef  MC_CMD_0xa1_PRIVILEGE_CTG
18687
18688 #define MC_CMD_0xa1_PRIVILEGE_CTG SRIOV_CTG_GENERAL
18689
18690 /* MC_CMD_RSS_CONTEXT_GET_KEY_IN msgrequest */
18691 #define MC_CMD_RSS_CONTEXT_GET_KEY_IN_LEN 4
18692 /* The handle of the RSS context */
18693 #define MC_CMD_RSS_CONTEXT_GET_KEY_IN_RSS_CONTEXT_ID_OFST 0
18694 #define MC_CMD_RSS_CONTEXT_GET_KEY_IN_RSS_CONTEXT_ID_LEN 4
18695
18696 /* MC_CMD_RSS_CONTEXT_GET_KEY_OUT msgresponse */
18697 #define MC_CMD_RSS_CONTEXT_GET_KEY_OUT_LEN 44
18698 /* The 40-byte Toeplitz hash key (TBD endianness issues?) */
18699 #define MC_CMD_RSS_CONTEXT_GET_KEY_OUT_TOEPLITZ_KEY_OFST 4
18700 #define MC_CMD_RSS_CONTEXT_GET_KEY_OUT_TOEPLITZ_KEY_LEN 40
18701
18702
18703 /***********************************/
18704 /* MC_CMD_RSS_CONTEXT_SET_TABLE
18705  * Set the indirection table for an RSS context. This command should only be
18706  * used with indirection tables containing 128 entries, which is the default
18707  * when the RSS context is allocated without specifying a table size.
18708  */
18709 #define MC_CMD_RSS_CONTEXT_SET_TABLE 0xa2
18710 #define MC_CMD_RSS_CONTEXT_SET_TABLE_MSGSET 0xa2
18711 #undef  MC_CMD_0xa2_PRIVILEGE_CTG
18712
18713 #define MC_CMD_0xa2_PRIVILEGE_CTG SRIOV_CTG_GENERAL
18714
18715 /* MC_CMD_RSS_CONTEXT_SET_TABLE_IN msgrequest */
18716 #define MC_CMD_RSS_CONTEXT_SET_TABLE_IN_LEN 132
18717 /* The handle of the RSS context */
18718 #define MC_CMD_RSS_CONTEXT_SET_TABLE_IN_RSS_CONTEXT_ID_OFST 0
18719 #define MC_CMD_RSS_CONTEXT_SET_TABLE_IN_RSS_CONTEXT_ID_LEN 4
18720 /* The 128-byte indirection table (1 byte per entry) */
18721 #define MC_CMD_RSS_CONTEXT_SET_TABLE_IN_INDIRECTION_TABLE_OFST 4
18722 #define MC_CMD_RSS_CONTEXT_SET_TABLE_IN_INDIRECTION_TABLE_LEN 128
18723
18724 /* MC_CMD_RSS_CONTEXT_SET_TABLE_OUT msgresponse */
18725 #define MC_CMD_RSS_CONTEXT_SET_TABLE_OUT_LEN 0
18726
18727
18728 /***********************************/
18729 /* MC_CMD_RSS_CONTEXT_GET_TABLE
18730  * Get the indirection table for an RSS context. This command should only be
18731  * used with indirection tables containing 128 entries, which is the default
18732  * when the RSS context is allocated without specifying a table size.
18733  */
18734 #define MC_CMD_RSS_CONTEXT_GET_TABLE 0xa3
18735 #define MC_CMD_RSS_CONTEXT_GET_TABLE_MSGSET 0xa3
18736 #undef  MC_CMD_0xa3_PRIVILEGE_CTG
18737
18738 #define MC_CMD_0xa3_PRIVILEGE_CTG SRIOV_CTG_GENERAL
18739
18740 /* MC_CMD_RSS_CONTEXT_GET_TABLE_IN msgrequest */
18741 #define MC_CMD_RSS_CONTEXT_GET_TABLE_IN_LEN 4
18742 /* The handle of the RSS context */
18743 #define MC_CMD_RSS_CONTEXT_GET_TABLE_IN_RSS_CONTEXT_ID_OFST 0
18744 #define MC_CMD_RSS_CONTEXT_GET_TABLE_IN_RSS_CONTEXT_ID_LEN 4
18745
18746 /* MC_CMD_RSS_CONTEXT_GET_TABLE_OUT msgresponse */
18747 #define MC_CMD_RSS_CONTEXT_GET_TABLE_OUT_LEN 132
18748 /* The 128-byte indirection table (1 byte per entry) */
18749 #define MC_CMD_RSS_CONTEXT_GET_TABLE_OUT_INDIRECTION_TABLE_OFST 4
18750 #define MC_CMD_RSS_CONTEXT_GET_TABLE_OUT_INDIRECTION_TABLE_LEN 128
18751
18752
18753 /***********************************/
18754 /* MC_CMD_RSS_CONTEXT_WRITE_TABLE
18755  * Write a portion of a selectable-size indirection table for an RSS context.
18756  * This command must be used instead of MC_CMD_RSS_CONTEXT_SET_TABLE if the
18757  * RSS_SELECTABLE_TABLE_SIZE bit is set in MC_CMD_GET_CAPABILITIES.
18758  */
18759 #define MC_CMD_RSS_CONTEXT_WRITE_TABLE 0x13e
18760 #define MC_CMD_RSS_CONTEXT_WRITE_TABLE_MSGSET 0x13e
18761 #undef  MC_CMD_0x13e_PRIVILEGE_CTG
18762
18763 #define MC_CMD_0x13e_PRIVILEGE_CTG SRIOV_CTG_GENERAL
18764
18765 /* MC_CMD_RSS_CONTEXT_WRITE_TABLE_IN msgrequest */
18766 #define MC_CMD_RSS_CONTEXT_WRITE_TABLE_IN_LENMIN 8
18767 #define MC_CMD_RSS_CONTEXT_WRITE_TABLE_IN_LENMAX 252
18768 #define MC_CMD_RSS_CONTEXT_WRITE_TABLE_IN_LENMAX_MCDI2 1020
18769 #define MC_CMD_RSS_CONTEXT_WRITE_TABLE_IN_LEN(num) (4+4*(num))
18770 #define MC_CMD_RSS_CONTEXT_WRITE_TABLE_IN_ENTRIES_NUM(len) (((len)-4)/4)
18771 /* The handle of the RSS context */
18772 #define MC_CMD_RSS_CONTEXT_WRITE_TABLE_IN_RSS_CONTEXT_ID_OFST 0
18773 #define MC_CMD_RSS_CONTEXT_WRITE_TABLE_IN_RSS_CONTEXT_ID_LEN 4
18774 /* An array of index-value pairs to be written to the table. Structure is
18775  * MC_CMD_RSS_CONTEXT_WRITE_TABLE_ENTRY.
18776  */
18777 #define MC_CMD_RSS_CONTEXT_WRITE_TABLE_IN_ENTRIES_OFST 4
18778 #define MC_CMD_RSS_CONTEXT_WRITE_TABLE_IN_ENTRIES_LEN 4
18779 #define MC_CMD_RSS_CONTEXT_WRITE_TABLE_IN_ENTRIES_MINNUM 1
18780 #define MC_CMD_RSS_CONTEXT_WRITE_TABLE_IN_ENTRIES_MAXNUM 62
18781 #define MC_CMD_RSS_CONTEXT_WRITE_TABLE_IN_ENTRIES_MAXNUM_MCDI2 254
18782
18783 /* MC_CMD_RSS_CONTEXT_WRITE_TABLE_OUT msgresponse */
18784 #define MC_CMD_RSS_CONTEXT_WRITE_TABLE_OUT_LEN 0
18785
18786 /* MC_CMD_RSS_CONTEXT_WRITE_TABLE_ENTRY structuredef */
18787 #define MC_CMD_RSS_CONTEXT_WRITE_TABLE_ENTRY_LEN 4
18788 /* The index of the table entry to be written. */
18789 #define MC_CMD_RSS_CONTEXT_WRITE_TABLE_ENTRY_INDEX_OFST 0
18790 #define MC_CMD_RSS_CONTEXT_WRITE_TABLE_ENTRY_INDEX_LEN 2
18791 #define MC_CMD_RSS_CONTEXT_WRITE_TABLE_ENTRY_INDEX_LBN 0
18792 #define MC_CMD_RSS_CONTEXT_WRITE_TABLE_ENTRY_INDEX_WIDTH 16
18793 /* The value to write into the table entry. */
18794 #define MC_CMD_RSS_CONTEXT_WRITE_TABLE_ENTRY_VALUE_OFST 2
18795 #define MC_CMD_RSS_CONTEXT_WRITE_TABLE_ENTRY_VALUE_LEN 2
18796 #define MC_CMD_RSS_CONTEXT_WRITE_TABLE_ENTRY_VALUE_LBN 16
18797 #define MC_CMD_RSS_CONTEXT_WRITE_TABLE_ENTRY_VALUE_WIDTH 16
18798
18799
18800 /***********************************/
18801 /* MC_CMD_RSS_CONTEXT_READ_TABLE
18802  * Read a portion of a selectable-size indirection table for an RSS context.
18803  * This command must be used instead of MC_CMD_RSS_CONTEXT_GET_TABLE if the
18804  * RSS_SELECTABLE_TABLE_SIZE bit is set in MC_CMD_GET_CAPABILITIES.
18805  */
18806 #define MC_CMD_RSS_CONTEXT_READ_TABLE 0x13f
18807 #define MC_CMD_RSS_CONTEXT_READ_TABLE_MSGSET 0x13f
18808 #undef  MC_CMD_0x13f_PRIVILEGE_CTG
18809
18810 #define MC_CMD_0x13f_PRIVILEGE_CTG SRIOV_CTG_GENERAL
18811
18812 /* MC_CMD_RSS_CONTEXT_READ_TABLE_IN msgrequest */
18813 #define MC_CMD_RSS_CONTEXT_READ_TABLE_IN_LENMIN 6
18814 #define MC_CMD_RSS_CONTEXT_READ_TABLE_IN_LENMAX 252
18815 #define MC_CMD_RSS_CONTEXT_READ_TABLE_IN_LENMAX_MCDI2 1020
18816 #define MC_CMD_RSS_CONTEXT_READ_TABLE_IN_LEN(num) (4+2*(num))
18817 #define MC_CMD_RSS_CONTEXT_READ_TABLE_IN_INDICES_NUM(len) (((len)-4)/2)
18818 /* The handle of the RSS context */
18819 #define MC_CMD_RSS_CONTEXT_READ_TABLE_IN_RSS_CONTEXT_ID_OFST 0
18820 #define MC_CMD_RSS_CONTEXT_READ_TABLE_IN_RSS_CONTEXT_ID_LEN 4
18821 /* An array containing the indices of the entries to be read. */
18822 #define MC_CMD_RSS_CONTEXT_READ_TABLE_IN_INDICES_OFST 4
18823 #define MC_CMD_RSS_CONTEXT_READ_TABLE_IN_INDICES_LEN 2
18824 #define MC_CMD_RSS_CONTEXT_READ_TABLE_IN_INDICES_MINNUM 1
18825 #define MC_CMD_RSS_CONTEXT_READ_TABLE_IN_INDICES_MAXNUM 124
18826 #define MC_CMD_RSS_CONTEXT_READ_TABLE_IN_INDICES_MAXNUM_MCDI2 508
18827
18828 /* MC_CMD_RSS_CONTEXT_READ_TABLE_OUT msgresponse */
18829 #define MC_CMD_RSS_CONTEXT_READ_TABLE_OUT_LENMIN 2
18830 #define MC_CMD_RSS_CONTEXT_READ_TABLE_OUT_LENMAX 252
18831 #define MC_CMD_RSS_CONTEXT_READ_TABLE_OUT_LENMAX_MCDI2 1020
18832 #define MC_CMD_RSS_CONTEXT_READ_TABLE_OUT_LEN(num) (0+2*(num))
18833 #define MC_CMD_RSS_CONTEXT_READ_TABLE_OUT_DATA_NUM(len) (((len)-0)/2)
18834 /* A buffer containing the requested entries read from the table. */
18835 #define MC_CMD_RSS_CONTEXT_READ_TABLE_OUT_DATA_OFST 0
18836 #define MC_CMD_RSS_CONTEXT_READ_TABLE_OUT_DATA_LEN 2
18837 #define MC_CMD_RSS_CONTEXT_READ_TABLE_OUT_DATA_MINNUM 1
18838 #define MC_CMD_RSS_CONTEXT_READ_TABLE_OUT_DATA_MAXNUM 126
18839 #define MC_CMD_RSS_CONTEXT_READ_TABLE_OUT_DATA_MAXNUM_MCDI2 510
18840
18841
18842 /***********************************/
18843 /* MC_CMD_RSS_CONTEXT_SET_FLAGS
18844  * Set various control flags for an RSS context.
18845  */
18846 #define MC_CMD_RSS_CONTEXT_SET_FLAGS 0xe1
18847 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_MSGSET 0xe1
18848 #undef  MC_CMD_0xe1_PRIVILEGE_CTG
18849
18850 #define MC_CMD_0xe1_PRIVILEGE_CTG SRIOV_CTG_GENERAL
18851
18852 /* MC_CMD_RSS_CONTEXT_SET_FLAGS_IN msgrequest */
18853 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_LEN 8
18854 /* The handle of the RSS context */
18855 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_RSS_CONTEXT_ID_OFST 0
18856 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_RSS_CONTEXT_ID_LEN 4
18857 /* Hash control flags. The _EN bits are always supported, but new modes are
18858  * available when ADDITIONAL_RSS_MODES is reported by MC_CMD_GET_CAPABILITIES:
18859  * in this case, the MODE fields may be set to non-zero values, and will take
18860  * effect regardless of the settings of the _EN flags. See the RSS_MODE
18861  * structure for the meaning of the mode bits. Drivers must check the
18862  * capability before trying to set any _MODE fields, as older firmware will
18863  * reject any attempt to set the FLAGS field to a value > 0xff with EINVAL. In
18864  * the case where all the _MODE flags are zero, the _EN flags take effect,
18865  * providing backward compatibility for existing drivers. (Setting all _MODE
18866  * *and* all _EN flags to zero is valid, to disable RSS spreading for that
18867  * particular packet type.)
18868  */
18869 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_FLAGS_OFST 4
18870 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_FLAGS_LEN 4
18871 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_TOEPLITZ_IPV4_EN_OFST 4
18872 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_TOEPLITZ_IPV4_EN_LBN 0
18873 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_TOEPLITZ_IPV4_EN_WIDTH 1
18874 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_TOEPLITZ_TCPV4_EN_OFST 4
18875 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_TOEPLITZ_TCPV4_EN_LBN 1
18876 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_TOEPLITZ_TCPV4_EN_WIDTH 1
18877 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_TOEPLITZ_IPV6_EN_OFST 4
18878 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_TOEPLITZ_IPV6_EN_LBN 2
18879 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_TOEPLITZ_IPV6_EN_WIDTH 1
18880 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_TOEPLITZ_TCPV6_EN_OFST 4
18881 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_TOEPLITZ_TCPV6_EN_LBN 3
18882 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_TOEPLITZ_TCPV6_EN_WIDTH 1
18883 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_RESERVED_OFST 4
18884 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_RESERVED_LBN 4
18885 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_RESERVED_WIDTH 4
18886 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_TCP_IPV4_RSS_MODE_OFST 4
18887 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_TCP_IPV4_RSS_MODE_LBN 8
18888 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_TCP_IPV4_RSS_MODE_WIDTH 4
18889 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_UDP_IPV4_RSS_MODE_OFST 4
18890 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_UDP_IPV4_RSS_MODE_LBN 12
18891 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_UDP_IPV4_RSS_MODE_WIDTH 4
18892 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_OTHER_IPV4_RSS_MODE_OFST 4
18893 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_OTHER_IPV4_RSS_MODE_LBN 16
18894 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_OTHER_IPV4_RSS_MODE_WIDTH 4
18895 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_TCP_IPV6_RSS_MODE_OFST 4
18896 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_TCP_IPV6_RSS_MODE_LBN 20
18897 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_TCP_IPV6_RSS_MODE_WIDTH 4
18898 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_UDP_IPV6_RSS_MODE_OFST 4
18899 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_UDP_IPV6_RSS_MODE_LBN 24
18900 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_UDP_IPV6_RSS_MODE_WIDTH 4
18901 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_OTHER_IPV6_RSS_MODE_OFST 4
18902 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_OTHER_IPV6_RSS_MODE_LBN 28
18903 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_OTHER_IPV6_RSS_MODE_WIDTH 4
18904
18905 /* MC_CMD_RSS_CONTEXT_SET_FLAGS_OUT msgresponse */
18906 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_OUT_LEN 0
18907
18908
18909 /***********************************/
18910 /* MC_CMD_RSS_CONTEXT_GET_FLAGS
18911  * Get various control flags for an RSS context.
18912  */
18913 #define MC_CMD_RSS_CONTEXT_GET_FLAGS 0xe2
18914 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_MSGSET 0xe2
18915 #undef  MC_CMD_0xe2_PRIVILEGE_CTG
18916
18917 #define MC_CMD_0xe2_PRIVILEGE_CTG SRIOV_CTG_GENERAL
18918
18919 /* MC_CMD_RSS_CONTEXT_GET_FLAGS_IN msgrequest */
18920 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_IN_LEN 4
18921 /* The handle of the RSS context */
18922 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_IN_RSS_CONTEXT_ID_OFST 0
18923 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_IN_RSS_CONTEXT_ID_LEN 4
18924
18925 /* MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT msgresponse */
18926 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_LEN 8
18927 /* Hash control flags. If all _MODE bits are zero (which will always be true
18928  * for older firmware which does not report the ADDITIONAL_RSS_MODES
18929  * capability), the _EN bits report the state. If any _MODE bits are non-zero
18930  * (which will only be true when the firmware reports ADDITIONAL_RSS_MODES)
18931  * then the _EN bits should be disregarded, although the _MODE flags are
18932  * guaranteed to be consistent with the _EN flags for a freshly-allocated RSS
18933  * context and in the case where the _EN flags were used in the SET. This
18934  * provides backward compatibility: old drivers will not be attempting to
18935  * derive any meaning from the _MODE bits (and can never set them to any value
18936  * not representable by the _EN bits); new drivers can always determine the
18937  * mode by looking only at the _MODE bits; the value returned by a GET can
18938  * always be used for a SET regardless of old/new driver vs. old/new firmware.
18939  */
18940 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_FLAGS_OFST 4
18941 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_FLAGS_LEN 4
18942 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_TOEPLITZ_IPV4_EN_OFST 4
18943 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_TOEPLITZ_IPV4_EN_LBN 0
18944 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_TOEPLITZ_IPV4_EN_WIDTH 1
18945 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_TOEPLITZ_TCPV4_EN_OFST 4
18946 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_TOEPLITZ_TCPV4_EN_LBN 1
18947 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_TOEPLITZ_TCPV4_EN_WIDTH 1
18948 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_TOEPLITZ_IPV6_EN_OFST 4
18949 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_TOEPLITZ_IPV6_EN_LBN 2
18950 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_TOEPLITZ_IPV6_EN_WIDTH 1
18951 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_TOEPLITZ_TCPV6_EN_OFST 4
18952 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_TOEPLITZ_TCPV6_EN_LBN 3
18953 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_TOEPLITZ_TCPV6_EN_WIDTH 1
18954 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_RESERVED_OFST 4
18955 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_RESERVED_LBN 4
18956 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_RESERVED_WIDTH 4
18957 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_TCP_IPV4_RSS_MODE_OFST 4
18958 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_TCP_IPV4_RSS_MODE_LBN 8
18959 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_TCP_IPV4_RSS_MODE_WIDTH 4
18960 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_UDP_IPV4_RSS_MODE_OFST 4
18961 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_UDP_IPV4_RSS_MODE_LBN 12
18962 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_UDP_IPV4_RSS_MODE_WIDTH 4
18963 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_OTHER_IPV4_RSS_MODE_OFST 4
18964 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_OTHER_IPV4_RSS_MODE_LBN 16
18965 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_OTHER_IPV4_RSS_MODE_WIDTH 4
18966 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_TCP_IPV6_RSS_MODE_OFST 4
18967 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_TCP_IPV6_RSS_MODE_LBN 20
18968 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_TCP_IPV6_RSS_MODE_WIDTH 4
18969 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_UDP_IPV6_RSS_MODE_OFST 4
18970 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_UDP_IPV6_RSS_MODE_LBN 24
18971 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_UDP_IPV6_RSS_MODE_WIDTH 4
18972 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_OTHER_IPV6_RSS_MODE_OFST 4
18973 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_OTHER_IPV6_RSS_MODE_LBN 28
18974 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_OTHER_IPV6_RSS_MODE_WIDTH 4
18975
18976
18977 /***********************************/
18978 /* MC_CMD_DOT1P_MAPPING_ALLOC
18979  * Allocate a .1p mapping.
18980  */
18981 #define MC_CMD_DOT1P_MAPPING_ALLOC 0xa4
18982 #define MC_CMD_DOT1P_MAPPING_ALLOC_MSGSET 0xa4
18983 #undef  MC_CMD_0xa4_PRIVILEGE_CTG
18984
18985 #define MC_CMD_0xa4_PRIVILEGE_CTG SRIOV_CTG_ADMIN
18986
18987 /* MC_CMD_DOT1P_MAPPING_ALLOC_IN msgrequest */
18988 #define MC_CMD_DOT1P_MAPPING_ALLOC_IN_LEN 8
18989 /* The handle of the owning upstream port */
18990 #define MC_CMD_DOT1P_MAPPING_ALLOC_IN_UPSTREAM_PORT_ID_OFST 0
18991 #define MC_CMD_DOT1P_MAPPING_ALLOC_IN_UPSTREAM_PORT_ID_LEN 4
18992 /* Number of queues spanned by this mapping, in the range 1-64; valid fixed
18993  * offsets in the mapping table will be in the range 0 to NUM_QUEUES-1, and
18994  * referenced RSS contexts must span no more than this number.
18995  */
18996 #define MC_CMD_DOT1P_MAPPING_ALLOC_IN_NUM_QUEUES_OFST 4
18997 #define MC_CMD_DOT1P_MAPPING_ALLOC_IN_NUM_QUEUES_LEN 4
18998
18999 /* MC_CMD_DOT1P_MAPPING_ALLOC_OUT msgresponse */
19000 #define MC_CMD_DOT1P_MAPPING_ALLOC_OUT_LEN 4
19001 /* The handle of the new .1p mapping. This should be considered opaque to the
19002  * host, although a value of 0xFFFFFFFF is guaranteed never to be a valid
19003  * handle.
19004  */
19005 #define MC_CMD_DOT1P_MAPPING_ALLOC_OUT_DOT1P_MAPPING_ID_OFST 0
19006 #define MC_CMD_DOT1P_MAPPING_ALLOC_OUT_DOT1P_MAPPING_ID_LEN 4
19007 /* enum: guaranteed invalid .1p mapping handle value */
19008 #define MC_CMD_DOT1P_MAPPING_ALLOC_OUT_DOT1P_MAPPING_ID_INVALID 0xffffffff
19009
19010
19011 /***********************************/
19012 /* MC_CMD_DOT1P_MAPPING_FREE
19013  * Free a .1p mapping.
19014  */
19015 #define MC_CMD_DOT1P_MAPPING_FREE 0xa5
19016 #define MC_CMD_DOT1P_MAPPING_FREE_MSGSET 0xa5
19017 #undef  MC_CMD_0xa5_PRIVILEGE_CTG
19018
19019 #define MC_CMD_0xa5_PRIVILEGE_CTG SRIOV_CTG_ADMIN
19020
19021 /* MC_CMD_DOT1P_MAPPING_FREE_IN msgrequest */
19022 #define MC_CMD_DOT1P_MAPPING_FREE_IN_LEN 4
19023 /* The handle of the .1p mapping */
19024 #define MC_CMD_DOT1P_MAPPING_FREE_IN_DOT1P_MAPPING_ID_OFST 0
19025 #define MC_CMD_DOT1P_MAPPING_FREE_IN_DOT1P_MAPPING_ID_LEN 4
19026
19027 /* MC_CMD_DOT1P_MAPPING_FREE_OUT msgresponse */
19028 #define MC_CMD_DOT1P_MAPPING_FREE_OUT_LEN 0
19029
19030
19031 /***********************************/
19032 /* MC_CMD_DOT1P_MAPPING_SET_TABLE
19033  * Set the mapping table for a .1p mapping.
19034  */
19035 #define MC_CMD_DOT1P_MAPPING_SET_TABLE 0xa6
19036 #define MC_CMD_DOT1P_MAPPING_SET_TABLE_MSGSET 0xa6
19037 #undef  MC_CMD_0xa6_PRIVILEGE_CTG
19038
19039 #define MC_CMD_0xa6_PRIVILEGE_CTG SRIOV_CTG_ADMIN
19040
19041 /* MC_CMD_DOT1P_MAPPING_SET_TABLE_IN msgrequest */
19042 #define MC_CMD_DOT1P_MAPPING_SET_TABLE_IN_LEN 36
19043 /* The handle of the .1p mapping */
19044 #define MC_CMD_DOT1P_MAPPING_SET_TABLE_IN_DOT1P_MAPPING_ID_OFST 0
19045 #define MC_CMD_DOT1P_MAPPING_SET_TABLE_IN_DOT1P_MAPPING_ID_LEN 4
19046 /* Per-priority mappings (1 32-bit word per entry - an offset or RSS context
19047  * handle)
19048  */
19049 #define MC_CMD_DOT1P_MAPPING_SET_TABLE_IN_MAPPING_TABLE_OFST 4
19050 #define MC_CMD_DOT1P_MAPPING_SET_TABLE_IN_MAPPING_TABLE_LEN 32
19051
19052 /* MC_CMD_DOT1P_MAPPING_SET_TABLE_OUT msgresponse */
19053 #define MC_CMD_DOT1P_MAPPING_SET_TABLE_OUT_LEN 0
19054
19055
19056 /***********************************/
19057 /* MC_CMD_DOT1P_MAPPING_GET_TABLE
19058  * Get the mapping table for a .1p mapping.
19059  */
19060 #define MC_CMD_DOT1P_MAPPING_GET_TABLE 0xa7
19061 #define MC_CMD_DOT1P_MAPPING_GET_TABLE_MSGSET 0xa7
19062 #undef  MC_CMD_0xa7_PRIVILEGE_CTG
19063
19064 #define MC_CMD_0xa7_PRIVILEGE_CTG SRIOV_CTG_ADMIN
19065
19066 /* MC_CMD_DOT1P_MAPPING_GET_TABLE_IN msgrequest */
19067 #define MC_CMD_DOT1P_MAPPING_GET_TABLE_IN_LEN 4
19068 /* The handle of the .1p mapping */
19069 #define MC_CMD_DOT1P_MAPPING_GET_TABLE_IN_DOT1P_MAPPING_ID_OFST 0
19070 #define MC_CMD_DOT1P_MAPPING_GET_TABLE_IN_DOT1P_MAPPING_ID_LEN 4
19071
19072 /* MC_CMD_DOT1P_MAPPING_GET_TABLE_OUT msgresponse */
19073 #define MC_CMD_DOT1P_MAPPING_GET_TABLE_OUT_LEN 36
19074 /* Per-priority mappings (1 32-bit word per entry - an offset or RSS context
19075  * handle)
19076  */
19077 #define MC_CMD_DOT1P_MAPPING_GET_TABLE_OUT_MAPPING_TABLE_OFST 4
19078 #define MC_CMD_DOT1P_MAPPING_GET_TABLE_OUT_MAPPING_TABLE_LEN 32
19079
19080
19081 /***********************************/
19082 /* MC_CMD_GET_VECTOR_CFG
19083  * Get Interrupt Vector config for this PF.
19084  */
19085 #define MC_CMD_GET_VECTOR_CFG 0xbf
19086 #define MC_CMD_GET_VECTOR_CFG_MSGSET 0xbf
19087 #undef  MC_CMD_0xbf_PRIVILEGE_CTG
19088
19089 #define MC_CMD_0xbf_PRIVILEGE_CTG SRIOV_CTG_GENERAL
19090
19091 /* MC_CMD_GET_VECTOR_CFG_IN msgrequest */
19092 #define MC_CMD_GET_VECTOR_CFG_IN_LEN 0
19093
19094 /* MC_CMD_GET_VECTOR_CFG_OUT msgresponse */
19095 #define MC_CMD_GET_VECTOR_CFG_OUT_LEN 12
19096 /* Base absolute interrupt vector number. */
19097 #define MC_CMD_GET_VECTOR_CFG_OUT_VEC_BASE_OFST 0
19098 #define MC_CMD_GET_VECTOR_CFG_OUT_VEC_BASE_LEN 4
19099 /* Number of interrupt vectors allocate to this PF. */
19100 #define MC_CMD_GET_VECTOR_CFG_OUT_VECS_PER_PF_OFST 4
19101 #define MC_CMD_GET_VECTOR_CFG_OUT_VECS_PER_PF_LEN 4
19102 /* Number of interrupt vectors to allocate per VF. */
19103 #define MC_CMD_GET_VECTOR_CFG_OUT_VECS_PER_VF_OFST 8
19104 #define MC_CMD_GET_VECTOR_CFG_OUT_VECS_PER_VF_LEN 4
19105
19106
19107 /***********************************/
19108 /* MC_CMD_SET_VECTOR_CFG
19109  * Set Interrupt Vector config for this PF.
19110  */
19111 #define MC_CMD_SET_VECTOR_CFG 0xc0
19112 #define MC_CMD_SET_VECTOR_CFG_MSGSET 0xc0
19113 #undef  MC_CMD_0xc0_PRIVILEGE_CTG
19114
19115 #define MC_CMD_0xc0_PRIVILEGE_CTG SRIOV_CTG_GENERAL
19116
19117 /* MC_CMD_SET_VECTOR_CFG_IN msgrequest */
19118 #define MC_CMD_SET_VECTOR_CFG_IN_LEN 12
19119 /* Base absolute interrupt vector number, or MC_CMD_RESOURCE_INSTANCE_ANY to
19120  * let the system find a suitable base.
19121  */
19122 #define MC_CMD_SET_VECTOR_CFG_IN_VEC_BASE_OFST 0
19123 #define MC_CMD_SET_VECTOR_CFG_IN_VEC_BASE_LEN 4
19124 /* Number of interrupt vectors allocate to this PF. */
19125 #define MC_CMD_SET_VECTOR_CFG_IN_VECS_PER_PF_OFST 4
19126 #define MC_CMD_SET_VECTOR_CFG_IN_VECS_PER_PF_LEN 4
19127 /* Number of interrupt vectors to allocate per VF. */
19128 #define MC_CMD_SET_VECTOR_CFG_IN_VECS_PER_VF_OFST 8
19129 #define MC_CMD_SET_VECTOR_CFG_IN_VECS_PER_VF_LEN 4
19130
19131 /* MC_CMD_SET_VECTOR_CFG_OUT msgresponse */
19132 #define MC_CMD_SET_VECTOR_CFG_OUT_LEN 0
19133
19134
19135 /***********************************/
19136 /* MC_CMD_VPORT_ADD_MAC_ADDRESS
19137  * Add a MAC address to a v-port
19138  */
19139 #define MC_CMD_VPORT_ADD_MAC_ADDRESS 0xa8
19140 #define MC_CMD_VPORT_ADD_MAC_ADDRESS_MSGSET 0xa8
19141 #undef  MC_CMD_0xa8_PRIVILEGE_CTG
19142
19143 #define MC_CMD_0xa8_PRIVILEGE_CTG SRIOV_CTG_GENERAL
19144
19145 /* MC_CMD_VPORT_ADD_MAC_ADDRESS_IN msgrequest */
19146 #define MC_CMD_VPORT_ADD_MAC_ADDRESS_IN_LEN 10
19147 /* The handle of the v-port */
19148 #define MC_CMD_VPORT_ADD_MAC_ADDRESS_IN_VPORT_ID_OFST 0
19149 #define MC_CMD_VPORT_ADD_MAC_ADDRESS_IN_VPORT_ID_LEN 4
19150 /* MAC address to add */
19151 #define MC_CMD_VPORT_ADD_MAC_ADDRESS_IN_MACADDR_OFST 4
19152 #define MC_CMD_VPORT_ADD_MAC_ADDRESS_IN_MACADDR_LEN 6
19153
19154 /* MC_CMD_VPORT_ADD_MAC_ADDRESS_OUT msgresponse */
19155 #define MC_CMD_VPORT_ADD_MAC_ADDRESS_OUT_LEN 0
19156
19157
19158 /***********************************/
19159 /* MC_CMD_VPORT_DEL_MAC_ADDRESS
19160  * Delete a MAC address from a v-port
19161  */
19162 #define MC_CMD_VPORT_DEL_MAC_ADDRESS 0xa9
19163 #define MC_CMD_VPORT_DEL_MAC_ADDRESS_MSGSET 0xa9
19164 #undef  MC_CMD_0xa9_PRIVILEGE_CTG
19165
19166 #define MC_CMD_0xa9_PRIVILEGE_CTG SRIOV_CTG_GENERAL
19167
19168 /* MC_CMD_VPORT_DEL_MAC_ADDRESS_IN msgrequest */
19169 #define MC_CMD_VPORT_DEL_MAC_ADDRESS_IN_LEN 10
19170 /* The handle of the v-port */
19171 #define MC_CMD_VPORT_DEL_MAC_ADDRESS_IN_VPORT_ID_OFST 0
19172 #define MC_CMD_VPORT_DEL_MAC_ADDRESS_IN_VPORT_ID_LEN 4
19173 /* MAC address to add */
19174 #define MC_CMD_VPORT_DEL_MAC_ADDRESS_IN_MACADDR_OFST 4
19175 #define MC_CMD_VPORT_DEL_MAC_ADDRESS_IN_MACADDR_LEN 6
19176
19177 /* MC_CMD_VPORT_DEL_MAC_ADDRESS_OUT msgresponse */
19178 #define MC_CMD_VPORT_DEL_MAC_ADDRESS_OUT_LEN 0
19179
19180
19181 /***********************************/
19182 /* MC_CMD_VPORT_GET_MAC_ADDRESSES
19183  * Delete a MAC address from a v-port
19184  */
19185 #define MC_CMD_VPORT_GET_MAC_ADDRESSES 0xaa
19186 #define MC_CMD_VPORT_GET_MAC_ADDRESSES_MSGSET 0xaa
19187 #undef  MC_CMD_0xaa_PRIVILEGE_CTG
19188
19189 #define MC_CMD_0xaa_PRIVILEGE_CTG SRIOV_CTG_GENERAL
19190
19191 /* MC_CMD_VPORT_GET_MAC_ADDRESSES_IN msgrequest */
19192 #define MC_CMD_VPORT_GET_MAC_ADDRESSES_IN_LEN 4
19193 /* The handle of the v-port */
19194 #define MC_CMD_VPORT_GET_MAC_ADDRESSES_IN_VPORT_ID_OFST 0
19195 #define MC_CMD_VPORT_GET_MAC_ADDRESSES_IN_VPORT_ID_LEN 4
19196
19197 /* MC_CMD_VPORT_GET_MAC_ADDRESSES_OUT msgresponse */
19198 #define MC_CMD_VPORT_GET_MAC_ADDRESSES_OUT_LENMIN 4
19199 #define MC_CMD_VPORT_GET_MAC_ADDRESSES_OUT_LENMAX 250
19200 #define MC_CMD_VPORT_GET_MAC_ADDRESSES_OUT_LENMAX_MCDI2 1018
19201 #define MC_CMD_VPORT_GET_MAC_ADDRESSES_OUT_LEN(num) (4+6*(num))
19202 #define MC_CMD_VPORT_GET_MAC_ADDRESSES_OUT_MACADDR_NUM(len) (((len)-4)/6)
19203 /* The number of MAC addresses returned */
19204 #define MC_CMD_VPORT_GET_MAC_ADDRESSES_OUT_MACADDR_COUNT_OFST 0
19205 #define MC_CMD_VPORT_GET_MAC_ADDRESSES_OUT_MACADDR_COUNT_LEN 4
19206 /* Array of MAC addresses */
19207 #define MC_CMD_VPORT_GET_MAC_ADDRESSES_OUT_MACADDR_OFST 4
19208 #define MC_CMD_VPORT_GET_MAC_ADDRESSES_OUT_MACADDR_LEN 6
19209 #define MC_CMD_VPORT_GET_MAC_ADDRESSES_OUT_MACADDR_MINNUM 0
19210 #define MC_CMD_VPORT_GET_MAC_ADDRESSES_OUT_MACADDR_MAXNUM 41
19211 #define MC_CMD_VPORT_GET_MAC_ADDRESSES_OUT_MACADDR_MAXNUM_MCDI2 169
19212
19213
19214 /***********************************/
19215 /* MC_CMD_VPORT_RECONFIGURE
19216  * Replace VLAN tags and/or MAC addresses of an existing v-port. If the v-port
19217  * has already been passed to another function (v-port's user), then that
19218  * function will be reset before applying the changes.
19219  */
19220 #define MC_CMD_VPORT_RECONFIGURE 0xeb
19221 #define MC_CMD_VPORT_RECONFIGURE_MSGSET 0xeb
19222 #undef  MC_CMD_0xeb_PRIVILEGE_CTG
19223
19224 #define MC_CMD_0xeb_PRIVILEGE_CTG SRIOV_CTG_GENERAL
19225
19226 /* MC_CMD_VPORT_RECONFIGURE_IN msgrequest */
19227 #define MC_CMD_VPORT_RECONFIGURE_IN_LEN 44
19228 /* The handle of the v-port */
19229 #define MC_CMD_VPORT_RECONFIGURE_IN_VPORT_ID_OFST 0
19230 #define MC_CMD_VPORT_RECONFIGURE_IN_VPORT_ID_LEN 4
19231 /* Flags requesting what should be changed. */
19232 #define MC_CMD_VPORT_RECONFIGURE_IN_FLAGS_OFST 4
19233 #define MC_CMD_VPORT_RECONFIGURE_IN_FLAGS_LEN 4
19234 #define MC_CMD_VPORT_RECONFIGURE_IN_REPLACE_VLAN_TAGS_OFST 4
19235 #define MC_CMD_VPORT_RECONFIGURE_IN_REPLACE_VLAN_TAGS_LBN 0
19236 #define MC_CMD_VPORT_RECONFIGURE_IN_REPLACE_VLAN_TAGS_WIDTH 1
19237 #define MC_CMD_VPORT_RECONFIGURE_IN_REPLACE_MACADDRS_OFST 4
19238 #define MC_CMD_VPORT_RECONFIGURE_IN_REPLACE_MACADDRS_LBN 1
19239 #define MC_CMD_VPORT_RECONFIGURE_IN_REPLACE_MACADDRS_WIDTH 1
19240 /* The number of VLAN tags to insert/remove. An error will be returned if
19241  * incompatible with the number of VLAN tags specified for the upstream
19242  * v-switch.
19243  */
19244 #define MC_CMD_VPORT_RECONFIGURE_IN_NUM_VLAN_TAGS_OFST 8
19245 #define MC_CMD_VPORT_RECONFIGURE_IN_NUM_VLAN_TAGS_LEN 4
19246 /* The actual VLAN tags to insert/remove */
19247 #define MC_CMD_VPORT_RECONFIGURE_IN_VLAN_TAGS_OFST 12
19248 #define MC_CMD_VPORT_RECONFIGURE_IN_VLAN_TAGS_LEN 4
19249 #define MC_CMD_VPORT_RECONFIGURE_IN_VLAN_TAG_0_OFST 12
19250 #define MC_CMD_VPORT_RECONFIGURE_IN_VLAN_TAG_0_LBN 0
19251 #define MC_CMD_VPORT_RECONFIGURE_IN_VLAN_TAG_0_WIDTH 16
19252 #define MC_CMD_VPORT_RECONFIGURE_IN_VLAN_TAG_1_OFST 12
19253 #define MC_CMD_VPORT_RECONFIGURE_IN_VLAN_TAG_1_LBN 16
19254 #define MC_CMD_VPORT_RECONFIGURE_IN_VLAN_TAG_1_WIDTH 16
19255 /* The number of MAC addresses to add */
19256 #define MC_CMD_VPORT_RECONFIGURE_IN_NUM_MACADDRS_OFST 16
19257 #define MC_CMD_VPORT_RECONFIGURE_IN_NUM_MACADDRS_LEN 4
19258 /* MAC addresses to add */
19259 #define MC_CMD_VPORT_RECONFIGURE_IN_MACADDRS_OFST 20
19260 #define MC_CMD_VPORT_RECONFIGURE_IN_MACADDRS_LEN 6
19261 #define MC_CMD_VPORT_RECONFIGURE_IN_MACADDRS_NUM 4
19262
19263 /* MC_CMD_VPORT_RECONFIGURE_OUT msgresponse */
19264 #define MC_CMD_VPORT_RECONFIGURE_OUT_LEN 4
19265 #define MC_CMD_VPORT_RECONFIGURE_OUT_FLAGS_OFST 0
19266 #define MC_CMD_VPORT_RECONFIGURE_OUT_FLAGS_LEN 4
19267 #define MC_CMD_VPORT_RECONFIGURE_OUT_RESET_DONE_OFST 0
19268 #define MC_CMD_VPORT_RECONFIGURE_OUT_RESET_DONE_LBN 0
19269 #define MC_CMD_VPORT_RECONFIGURE_OUT_RESET_DONE_WIDTH 1
19270
19271
19272 /***********************************/
19273 /* MC_CMD_EVB_PORT_QUERY
19274  * read some config of v-port.
19275  */
19276 #define MC_CMD_EVB_PORT_QUERY 0x62
19277 #define MC_CMD_EVB_PORT_QUERY_MSGSET 0x62
19278 #undef  MC_CMD_0x62_PRIVILEGE_CTG
19279
19280 #define MC_CMD_0x62_PRIVILEGE_CTG SRIOV_CTG_GENERAL
19281
19282 /* MC_CMD_EVB_PORT_QUERY_IN msgrequest */
19283 #define MC_CMD_EVB_PORT_QUERY_IN_LEN 4
19284 /* The handle of the v-port */
19285 #define MC_CMD_EVB_PORT_QUERY_IN_PORT_ID_OFST 0
19286 #define MC_CMD_EVB_PORT_QUERY_IN_PORT_ID_LEN 4
19287
19288 /* MC_CMD_EVB_PORT_QUERY_OUT msgresponse */
19289 #define MC_CMD_EVB_PORT_QUERY_OUT_LEN 8
19290 /* The EVB port flags as defined at MC_CMD_VPORT_ALLOC. */
19291 #define MC_CMD_EVB_PORT_QUERY_OUT_PORT_FLAGS_OFST 0
19292 #define MC_CMD_EVB_PORT_QUERY_OUT_PORT_FLAGS_LEN 4
19293 /* The number of VLAN tags that may be used on a v-adaptor connected to this
19294  * EVB port.
19295  */
19296 #define MC_CMD_EVB_PORT_QUERY_OUT_NUM_AVAILABLE_VLAN_TAGS_OFST 4
19297 #define MC_CMD_EVB_PORT_QUERY_OUT_NUM_AVAILABLE_VLAN_TAGS_LEN 4
19298
19299
19300 /***********************************/
19301 /* MC_CMD_DUMP_BUFTBL_ENTRIES
19302  * Dump buffer table entries, mainly for command client debug use. Dumps
19303  * absolute entries, and does not use chunk handles. All entries must be in
19304  * range, and used for q page mapping, Although the latter restriction may be
19305  * lifted in future.
19306  */
19307 #define MC_CMD_DUMP_BUFTBL_ENTRIES 0xab
19308 #define MC_CMD_DUMP_BUFTBL_ENTRIES_MSGSET 0xab
19309 #undef  MC_CMD_0xab_PRIVILEGE_CTG
19310
19311 #define MC_CMD_0xab_PRIVILEGE_CTG SRIOV_CTG_INSECURE
19312
19313 /* MC_CMD_DUMP_BUFTBL_ENTRIES_IN msgrequest */
19314 #define MC_CMD_DUMP_BUFTBL_ENTRIES_IN_LEN 8
19315 /* Index of the first buffer table entry. */
19316 #define MC_CMD_DUMP_BUFTBL_ENTRIES_IN_FIRSTID_OFST 0
19317 #define MC_CMD_DUMP_BUFTBL_ENTRIES_IN_FIRSTID_LEN 4
19318 /* Number of buffer table entries to dump. */
19319 #define MC_CMD_DUMP_BUFTBL_ENTRIES_IN_NUMENTRIES_OFST 4
19320 #define MC_CMD_DUMP_BUFTBL_ENTRIES_IN_NUMENTRIES_LEN 4
19321
19322 /* MC_CMD_DUMP_BUFTBL_ENTRIES_OUT msgresponse */
19323 #define MC_CMD_DUMP_BUFTBL_ENTRIES_OUT_LENMIN 12
19324 #define MC_CMD_DUMP_BUFTBL_ENTRIES_OUT_LENMAX 252
19325 #define MC_CMD_DUMP_BUFTBL_ENTRIES_OUT_LENMAX_MCDI2 1020
19326 #define MC_CMD_DUMP_BUFTBL_ENTRIES_OUT_LEN(num) (0+12*(num))
19327 #define MC_CMD_DUMP_BUFTBL_ENTRIES_OUT_ENTRY_NUM(len) (((len)-0)/12)
19328 /* Raw buffer table entries, layed out as BUFTBL_ENTRY. */
19329 #define MC_CMD_DUMP_BUFTBL_ENTRIES_OUT_ENTRY_OFST 0
19330 #define MC_CMD_DUMP_BUFTBL_ENTRIES_OUT_ENTRY_LEN 12
19331 #define MC_CMD_DUMP_BUFTBL_ENTRIES_OUT_ENTRY_MINNUM 1
19332 #define MC_CMD_DUMP_BUFTBL_ENTRIES_OUT_ENTRY_MAXNUM 21
19333 #define MC_CMD_DUMP_BUFTBL_ENTRIES_OUT_ENTRY_MAXNUM_MCDI2 85
19334
19335
19336 /***********************************/
19337 /* MC_CMD_SET_RXDP_CONFIG
19338  * Set global RXDP configuration settings
19339  */
19340 #define MC_CMD_SET_RXDP_CONFIG 0xc1
19341 #define MC_CMD_SET_RXDP_CONFIG_MSGSET 0xc1
19342 #undef  MC_CMD_0xc1_PRIVILEGE_CTG
19343
19344 #define MC_CMD_0xc1_PRIVILEGE_CTG SRIOV_CTG_ADMIN
19345
19346 /* MC_CMD_SET_RXDP_CONFIG_IN msgrequest */
19347 #define MC_CMD_SET_RXDP_CONFIG_IN_LEN 4
19348 #define MC_CMD_SET_RXDP_CONFIG_IN_DATA_OFST 0
19349 #define MC_CMD_SET_RXDP_CONFIG_IN_DATA_LEN 4
19350 #define MC_CMD_SET_RXDP_CONFIG_IN_PAD_HOST_DMA_OFST 0
19351 #define MC_CMD_SET_RXDP_CONFIG_IN_PAD_HOST_DMA_LBN 0
19352 #define MC_CMD_SET_RXDP_CONFIG_IN_PAD_HOST_DMA_WIDTH 1
19353 #define MC_CMD_SET_RXDP_CONFIG_IN_PAD_HOST_LEN_OFST 0
19354 #define MC_CMD_SET_RXDP_CONFIG_IN_PAD_HOST_LEN_LBN 1
19355 #define MC_CMD_SET_RXDP_CONFIG_IN_PAD_HOST_LEN_WIDTH 2
19356 /* enum: pad to 64 bytes */
19357 #define MC_CMD_SET_RXDP_CONFIG_IN_PAD_HOST_64 0x0
19358 /* enum: pad to 128 bytes (Medford only) */
19359 #define MC_CMD_SET_RXDP_CONFIG_IN_PAD_HOST_128 0x1
19360 /* enum: pad to 256 bytes (Medford only) */
19361 #define MC_CMD_SET_RXDP_CONFIG_IN_PAD_HOST_256 0x2
19362
19363 /* MC_CMD_SET_RXDP_CONFIG_OUT msgresponse */
19364 #define MC_CMD_SET_RXDP_CONFIG_OUT_LEN 0
19365
19366
19367 /***********************************/
19368 /* MC_CMD_GET_RXDP_CONFIG
19369  * Get global RXDP configuration settings
19370  */
19371 #define MC_CMD_GET_RXDP_CONFIG 0xc2
19372 #define MC_CMD_GET_RXDP_CONFIG_MSGSET 0xc2
19373 #undef  MC_CMD_0xc2_PRIVILEGE_CTG
19374
19375 #define MC_CMD_0xc2_PRIVILEGE_CTG SRIOV_CTG_GENERAL
19376
19377 /* MC_CMD_GET_RXDP_CONFIG_IN msgrequest */
19378 #define MC_CMD_GET_RXDP_CONFIG_IN_LEN 0
19379
19380 /* MC_CMD_GET_RXDP_CONFIG_OUT msgresponse */
19381 #define MC_CMD_GET_RXDP_CONFIG_OUT_LEN 4
19382 #define MC_CMD_GET_RXDP_CONFIG_OUT_DATA_OFST 0
19383 #define MC_CMD_GET_RXDP_CONFIG_OUT_DATA_LEN 4
19384 #define MC_CMD_GET_RXDP_CONFIG_OUT_PAD_HOST_DMA_OFST 0
19385 #define MC_CMD_GET_RXDP_CONFIG_OUT_PAD_HOST_DMA_LBN 0
19386 #define MC_CMD_GET_RXDP_CONFIG_OUT_PAD_HOST_DMA_WIDTH 1
19387 #define MC_CMD_GET_RXDP_CONFIG_OUT_PAD_HOST_LEN_OFST 0
19388 #define MC_CMD_GET_RXDP_CONFIG_OUT_PAD_HOST_LEN_LBN 1
19389 #define MC_CMD_GET_RXDP_CONFIG_OUT_PAD_HOST_LEN_WIDTH 2
19390 /*             Enum values, see field(s): */
19391 /*                MC_CMD_SET_RXDP_CONFIG/MC_CMD_SET_RXDP_CONFIG_IN/PAD_HOST_LEN */
19392
19393
19394 /***********************************/
19395 /* MC_CMD_GET_CLOCK
19396  * Return the system and PDCPU clock frequencies.
19397  */
19398 #define MC_CMD_GET_CLOCK 0xac
19399 #define MC_CMD_GET_CLOCK_MSGSET 0xac
19400 #undef  MC_CMD_0xac_PRIVILEGE_CTG
19401
19402 #define MC_CMD_0xac_PRIVILEGE_CTG SRIOV_CTG_GENERAL
19403
19404 /* MC_CMD_GET_CLOCK_IN msgrequest */
19405 #define MC_CMD_GET_CLOCK_IN_LEN 0
19406
19407 /* MC_CMD_GET_CLOCK_OUT msgresponse */
19408 #define MC_CMD_GET_CLOCK_OUT_LEN 8
19409 /* System frequency, MHz */
19410 #define MC_CMD_GET_CLOCK_OUT_SYS_FREQ_OFST 0
19411 #define MC_CMD_GET_CLOCK_OUT_SYS_FREQ_LEN 4
19412 /* DPCPU frequency, MHz */
19413 #define MC_CMD_GET_CLOCK_OUT_DPCPU_FREQ_OFST 4
19414 #define MC_CMD_GET_CLOCK_OUT_DPCPU_FREQ_LEN 4
19415
19416
19417 /***********************************/
19418 /* MC_CMD_SET_CLOCK
19419  * Control the system and DPCPU clock frequencies. Changes are lost reboot.
19420  */
19421 #define MC_CMD_SET_CLOCK 0xad
19422 #define MC_CMD_SET_CLOCK_MSGSET 0xad
19423 #undef  MC_CMD_0xad_PRIVILEGE_CTG
19424
19425 #define MC_CMD_0xad_PRIVILEGE_CTG SRIOV_CTG_INSECURE
19426
19427 /* MC_CMD_SET_CLOCK_IN msgrequest */
19428 #define MC_CMD_SET_CLOCK_IN_LEN 28
19429 /* Requested frequency in MHz for system clock domain */
19430 #define MC_CMD_SET_CLOCK_IN_SYS_FREQ_OFST 0
19431 #define MC_CMD_SET_CLOCK_IN_SYS_FREQ_LEN 4
19432 /* enum: Leave the system clock domain frequency unchanged */
19433 #define MC_CMD_SET_CLOCK_IN_SYS_DOMAIN_DONT_CHANGE 0x0
19434 /* Requested frequency in MHz for inter-core clock domain */
19435 #define MC_CMD_SET_CLOCK_IN_ICORE_FREQ_OFST 4
19436 #define MC_CMD_SET_CLOCK_IN_ICORE_FREQ_LEN 4
19437 /* enum: Leave the inter-core clock domain frequency unchanged */
19438 #define MC_CMD_SET_CLOCK_IN_ICORE_DOMAIN_DONT_CHANGE 0x0
19439 /* Requested frequency in MHz for DPCPU clock domain */
19440 #define MC_CMD_SET_CLOCK_IN_DPCPU_FREQ_OFST 8
19441 #define MC_CMD_SET_CLOCK_IN_DPCPU_FREQ_LEN 4
19442 /* enum: Leave the DPCPU clock domain frequency unchanged */
19443 #define MC_CMD_SET_CLOCK_IN_DPCPU_DOMAIN_DONT_CHANGE 0x0
19444 /* Requested frequency in MHz for PCS clock domain */
19445 #define MC_CMD_SET_CLOCK_IN_PCS_FREQ_OFST 12
19446 #define MC_CMD_SET_CLOCK_IN_PCS_FREQ_LEN 4
19447 /* enum: Leave the PCS clock domain frequency unchanged */
19448 #define MC_CMD_SET_CLOCK_IN_PCS_DOMAIN_DONT_CHANGE 0x0
19449 /* Requested frequency in MHz for MC clock domain */
19450 #define MC_CMD_SET_CLOCK_IN_MC_FREQ_OFST 16
19451 #define MC_CMD_SET_CLOCK_IN_MC_FREQ_LEN 4
19452 /* enum: Leave the MC clock domain frequency unchanged */
19453 #define MC_CMD_SET_CLOCK_IN_MC_DOMAIN_DONT_CHANGE 0x0
19454 /* Requested frequency in MHz for rmon clock domain */
19455 #define MC_CMD_SET_CLOCK_IN_RMON_FREQ_OFST 20
19456 #define MC_CMD_SET_CLOCK_IN_RMON_FREQ_LEN 4
19457 /* enum: Leave the rmon clock domain frequency unchanged */
19458 #define MC_CMD_SET_CLOCK_IN_RMON_DOMAIN_DONT_CHANGE 0x0
19459 /* Requested frequency in MHz for vswitch clock domain */
19460 #define MC_CMD_SET_CLOCK_IN_VSWITCH_FREQ_OFST 24
19461 #define MC_CMD_SET_CLOCK_IN_VSWITCH_FREQ_LEN 4
19462 /* enum: Leave the vswitch clock domain frequency unchanged */
19463 #define MC_CMD_SET_CLOCK_IN_VSWITCH_DOMAIN_DONT_CHANGE 0x0
19464
19465 /* MC_CMD_SET_CLOCK_OUT msgresponse */
19466 #define MC_CMD_SET_CLOCK_OUT_LEN 28
19467 /* Resulting system frequency in MHz */
19468 #define MC_CMD_SET_CLOCK_OUT_SYS_FREQ_OFST 0
19469 #define MC_CMD_SET_CLOCK_OUT_SYS_FREQ_LEN 4
19470 /* enum: The system clock domain doesn't exist */
19471 #define MC_CMD_SET_CLOCK_OUT_SYS_DOMAIN_UNSUPPORTED 0x0
19472 /* Resulting inter-core frequency in MHz */
19473 #define MC_CMD_SET_CLOCK_OUT_ICORE_FREQ_OFST 4
19474 #define MC_CMD_SET_CLOCK_OUT_ICORE_FREQ_LEN 4
19475 /* enum: The inter-core clock domain doesn't exist / isn't used */
19476 #define MC_CMD_SET_CLOCK_OUT_ICORE_DOMAIN_UNSUPPORTED 0x0
19477 /* Resulting DPCPU frequency in MHz */
19478 #define MC_CMD_SET_CLOCK_OUT_DPCPU_FREQ_OFST 8
19479 #define MC_CMD_SET_CLOCK_OUT_DPCPU_FREQ_LEN 4
19480 /* enum: The dpcpu clock domain doesn't exist */
19481 #define MC_CMD_SET_CLOCK_OUT_DPCPU_DOMAIN_UNSUPPORTED 0x0
19482 /* Resulting PCS frequency in MHz */
19483 #define MC_CMD_SET_CLOCK_OUT_PCS_FREQ_OFST 12
19484 #define MC_CMD_SET_CLOCK_OUT_PCS_FREQ_LEN 4
19485 /* enum: The PCS clock domain doesn't exist / isn't controlled */
19486 #define MC_CMD_SET_CLOCK_OUT_PCS_DOMAIN_UNSUPPORTED 0x0
19487 /* Resulting MC frequency in MHz */
19488 #define MC_CMD_SET_CLOCK_OUT_MC_FREQ_OFST 16
19489 #define MC_CMD_SET_CLOCK_OUT_MC_FREQ_LEN 4
19490 /* enum: The MC clock domain doesn't exist / isn't controlled */
19491 #define MC_CMD_SET_CLOCK_OUT_MC_DOMAIN_UNSUPPORTED 0x0
19492 /* Resulting rmon frequency in MHz */
19493 #define MC_CMD_SET_CLOCK_OUT_RMON_FREQ_OFST 20
19494 #define MC_CMD_SET_CLOCK_OUT_RMON_FREQ_LEN 4
19495 /* enum: The rmon clock domain doesn't exist / isn't controlled */
19496 #define MC_CMD_SET_CLOCK_OUT_RMON_DOMAIN_UNSUPPORTED 0x0
19497 /* Resulting vswitch frequency in MHz */
19498 #define MC_CMD_SET_CLOCK_OUT_VSWITCH_FREQ_OFST 24
19499 #define MC_CMD_SET_CLOCK_OUT_VSWITCH_FREQ_LEN 4
19500 /* enum: The vswitch clock domain doesn't exist / isn't controlled */
19501 #define MC_CMD_SET_CLOCK_OUT_VSWITCH_DOMAIN_UNSUPPORTED 0x0
19502
19503
19504 /***********************************/
19505 /* MC_CMD_DPCPU_RPC
19506  * Send an arbitrary DPCPU message.
19507  */
19508 #define MC_CMD_DPCPU_RPC 0xae
19509 #define MC_CMD_DPCPU_RPC_MSGSET 0xae
19510 #undef  MC_CMD_0xae_PRIVILEGE_CTG
19511
19512 #define MC_CMD_0xae_PRIVILEGE_CTG SRIOV_CTG_INSECURE
19513
19514 /* MC_CMD_DPCPU_RPC_IN msgrequest */
19515 #define MC_CMD_DPCPU_RPC_IN_LEN 36
19516 #define MC_CMD_DPCPU_RPC_IN_CPU_OFST 0
19517 #define MC_CMD_DPCPU_RPC_IN_CPU_LEN 4
19518 /* enum: RxDPCPU0 */
19519 #define MC_CMD_DPCPU_RPC_IN_DPCPU_RX0 0x0
19520 /* enum: TxDPCPU0 */
19521 #define MC_CMD_DPCPU_RPC_IN_DPCPU_TX0 0x1
19522 /* enum: TxDPCPU1 */
19523 #define MC_CMD_DPCPU_RPC_IN_DPCPU_TX1 0x2
19524 /* enum: RxDPCPU1 (Medford only) */
19525 #define MC_CMD_DPCPU_RPC_IN_DPCPU_RX1 0x3
19526 /* enum: RxDPCPU (will be for the calling function; for now, just an alias of
19527  * DPCPU_RX0)
19528  */
19529 #define MC_CMD_DPCPU_RPC_IN_DPCPU_RX 0x80
19530 /* enum: TxDPCPU (will be for the calling function; for now, just an alias of
19531  * DPCPU_TX0)
19532  */
19533 #define MC_CMD_DPCPU_RPC_IN_DPCPU_TX 0x81
19534 /* First 8 bits [39:32] of DATA are consumed by MC-DPCPU protocol and must be
19535  * initialised to zero
19536  */
19537 #define MC_CMD_DPCPU_RPC_IN_DATA_OFST 4
19538 #define MC_CMD_DPCPU_RPC_IN_DATA_LEN 32
19539 #define MC_CMD_DPCPU_RPC_IN_HDR_CMD_CMDNUM_OFST 4
19540 #define MC_CMD_DPCPU_RPC_IN_HDR_CMD_CMDNUM_LBN 8
19541 #define MC_CMD_DPCPU_RPC_IN_HDR_CMD_CMDNUM_WIDTH 8
19542 #define MC_CMD_DPCPU_RPC_IN_CMDNUM_TXDPCPU_READ 0x6 /* enum */
19543 #define MC_CMD_DPCPU_RPC_IN_CMDNUM_TXDPCPU_WRITE 0x7 /* enum */
19544 #define MC_CMD_DPCPU_RPC_IN_CMDNUM_TXDPCPU_SELF_TEST 0xc /* enum */
19545 #define MC_CMD_DPCPU_RPC_IN_CMDNUM_TXDPCPU_CSR_ACCESS 0xe /* enum */
19546 #define MC_CMD_DPCPU_RPC_IN_CMDNUM_RXDPCPU_READ 0x46 /* enum */
19547 #define MC_CMD_DPCPU_RPC_IN_CMDNUM_RXDPCPU_WRITE 0x47 /* enum */
19548 #define MC_CMD_DPCPU_RPC_IN_CMDNUM_RXDPCPU_SELF_TEST 0x4a /* enum */
19549 #define MC_CMD_DPCPU_RPC_IN_CMDNUM_RXDPCPU_CSR_ACCESS 0x4c /* enum */
19550 #define MC_CMD_DPCPU_RPC_IN_CMDNUM_RXDPCPU_SET_MC_REPLAY_CNTXT 0x4d /* enum */
19551 #define MC_CMD_DPCPU_RPC_IN_HDR_CMD_REQ_OBJID_OFST 4
19552 #define MC_CMD_DPCPU_RPC_IN_HDR_CMD_REQ_OBJID_LBN 16
19553 #define MC_CMD_DPCPU_RPC_IN_HDR_CMD_REQ_OBJID_WIDTH 16
19554 #define MC_CMD_DPCPU_RPC_IN_HDR_CMD_REQ_ADDR_OFST 4
19555 #define MC_CMD_DPCPU_RPC_IN_HDR_CMD_REQ_ADDR_LBN 16
19556 #define MC_CMD_DPCPU_RPC_IN_HDR_CMD_REQ_ADDR_WIDTH 16
19557 #define MC_CMD_DPCPU_RPC_IN_HDR_CMD_REQ_COUNT_OFST 4
19558 #define MC_CMD_DPCPU_RPC_IN_HDR_CMD_REQ_COUNT_LBN 48
19559 #define MC_CMD_DPCPU_RPC_IN_HDR_CMD_REQ_COUNT_WIDTH 16
19560 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_INFO_OFST 4
19561 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_INFO_LBN 16
19562 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_INFO_WIDTH 240
19563 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_CMD_OFST 4
19564 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_CMD_LBN 16
19565 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_CMD_WIDTH 16
19566 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_CMD_STOP_RETURN_RESULT 0x0 /* enum */
19567 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_CMD_START_READ 0x1 /* enum */
19568 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_CMD_START_WRITE 0x2 /* enum */
19569 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_CMD_START_WRITE_READ 0x3 /* enum */
19570 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_CMD_START_PIPELINED_READ 0x4 /* enum */
19571 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_START_DELAY_OFST 4
19572 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_START_DELAY_LBN 48
19573 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_START_DELAY_WIDTH 16
19574 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_RPT_COUNT_OFST 4
19575 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_RPT_COUNT_LBN 64
19576 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_RPT_COUNT_WIDTH 16
19577 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_GAP_DELAY_OFST 4
19578 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_GAP_DELAY_LBN 80
19579 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_GAP_DELAY_WIDTH 16
19580 #define MC_CMD_DPCPU_RPC_IN_MC_REPLAY_MODE_OFST 4
19581 #define MC_CMD_DPCPU_RPC_IN_MC_REPLAY_MODE_LBN 16
19582 #define MC_CMD_DPCPU_RPC_IN_MC_REPLAY_MODE_WIDTH 16
19583 #define MC_CMD_DPCPU_RPC_IN_MC_REPLAY_MODE_CUT_THROUGH 0x1 /* enum */
19584 #define MC_CMD_DPCPU_RPC_IN_MC_REPLAY_MODE_STORE_FORWARD 0x2 /* enum */
19585 #define MC_CMD_DPCPU_RPC_IN_MC_REPLAY_MODE_STORE_FORWARD_FIRST 0x3 /* enum */
19586 #define MC_CMD_DPCPU_RPC_IN_MC_REPLAY_CNTXT_OFST 4
19587 #define MC_CMD_DPCPU_RPC_IN_MC_REPLAY_CNTXT_LBN 64
19588 #define MC_CMD_DPCPU_RPC_IN_MC_REPLAY_CNTXT_WIDTH 16
19589 #define MC_CMD_DPCPU_RPC_IN_WDATA_OFST 12
19590 #define MC_CMD_DPCPU_RPC_IN_WDATA_LEN 24
19591 /* Register data to write. Only valid in write/write-read. */
19592 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_DATA_OFST 16
19593 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_DATA_LEN 4
19594 /* Register address. */
19595 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_ADDRESS_OFST 20
19596 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_ADDRESS_LEN 4
19597
19598 /* MC_CMD_DPCPU_RPC_OUT msgresponse */
19599 #define MC_CMD_DPCPU_RPC_OUT_LEN 36
19600 #define MC_CMD_DPCPU_RPC_OUT_RC_OFST 0
19601 #define MC_CMD_DPCPU_RPC_OUT_RC_LEN 4
19602 /* DATA */
19603 #define MC_CMD_DPCPU_RPC_OUT_DATA_OFST 4
19604 #define MC_CMD_DPCPU_RPC_OUT_DATA_LEN 32
19605 #define MC_CMD_DPCPU_RPC_OUT_HDR_CMD_RESP_ERRCODE_OFST 4
19606 #define MC_CMD_DPCPU_RPC_OUT_HDR_CMD_RESP_ERRCODE_LBN 32
19607 #define MC_CMD_DPCPU_RPC_OUT_HDR_CMD_RESP_ERRCODE_WIDTH 16
19608 #define MC_CMD_DPCPU_RPC_OUT_CSR_ACCESS_READ_COUNT_OFST 4
19609 #define MC_CMD_DPCPU_RPC_OUT_CSR_ACCESS_READ_COUNT_LBN 48
19610 #define MC_CMD_DPCPU_RPC_OUT_CSR_ACCESS_READ_COUNT_WIDTH 16
19611 #define MC_CMD_DPCPU_RPC_OUT_RDATA_OFST 12
19612 #define MC_CMD_DPCPU_RPC_OUT_RDATA_LEN 24
19613 #define MC_CMD_DPCPU_RPC_OUT_CSR_ACCESS_READ_VAL_1_OFST 12
19614 #define MC_CMD_DPCPU_RPC_OUT_CSR_ACCESS_READ_VAL_1_LEN 4
19615 #define MC_CMD_DPCPU_RPC_OUT_CSR_ACCESS_READ_VAL_2_OFST 16
19616 #define MC_CMD_DPCPU_RPC_OUT_CSR_ACCESS_READ_VAL_2_LEN 4
19617 #define MC_CMD_DPCPU_RPC_OUT_CSR_ACCESS_READ_VAL_3_OFST 20
19618 #define MC_CMD_DPCPU_RPC_OUT_CSR_ACCESS_READ_VAL_3_LEN 4
19619 #define MC_CMD_DPCPU_RPC_OUT_CSR_ACCESS_READ_VAL_4_OFST 24
19620 #define MC_CMD_DPCPU_RPC_OUT_CSR_ACCESS_READ_VAL_4_LEN 4
19621
19622
19623 /***********************************/
19624 /* MC_CMD_TRIGGER_INTERRUPT
19625  * Trigger an interrupt by prodding the BIU.
19626  */
19627 #define MC_CMD_TRIGGER_INTERRUPT 0xe3
19628 #define MC_CMD_TRIGGER_INTERRUPT_MSGSET 0xe3
19629 #undef  MC_CMD_0xe3_PRIVILEGE_CTG
19630
19631 #define MC_CMD_0xe3_PRIVILEGE_CTG SRIOV_CTG_GENERAL
19632
19633 /* MC_CMD_TRIGGER_INTERRUPT_IN msgrequest */
19634 #define MC_CMD_TRIGGER_INTERRUPT_IN_LEN 4
19635 /* Interrupt level relative to base for function. */
19636 #define MC_CMD_TRIGGER_INTERRUPT_IN_INTR_LEVEL_OFST 0
19637 #define MC_CMD_TRIGGER_INTERRUPT_IN_INTR_LEVEL_LEN 4
19638
19639 /* MC_CMD_TRIGGER_INTERRUPT_OUT msgresponse */
19640 #define MC_CMD_TRIGGER_INTERRUPT_OUT_LEN 0
19641
19642
19643 /***********************************/
19644 /* MC_CMD_SHMBOOT_OP
19645  * Special operations to support (for now) shmboot.
19646  */
19647 #define MC_CMD_SHMBOOT_OP 0xe6
19648 #define MC_CMD_SHMBOOT_OP_MSGSET 0xe6
19649 #undef  MC_CMD_0xe6_PRIVILEGE_CTG
19650
19651 #define MC_CMD_0xe6_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
19652
19653 /* MC_CMD_SHMBOOT_OP_IN msgrequest */
19654 #define MC_CMD_SHMBOOT_OP_IN_LEN 4
19655 /* Identifies the operation to perform */
19656 #define MC_CMD_SHMBOOT_OP_IN_SHMBOOT_OP_OFST 0
19657 #define MC_CMD_SHMBOOT_OP_IN_SHMBOOT_OP_LEN 4
19658 /* enum: Copy slave_data section to the slave core. (Greenport only) */
19659 #define MC_CMD_SHMBOOT_OP_IN_PUSH_SLAVE_DATA 0x0
19660
19661 /* MC_CMD_SHMBOOT_OP_OUT msgresponse */
19662 #define MC_CMD_SHMBOOT_OP_OUT_LEN 0
19663
19664
19665 /***********************************/
19666 /* MC_CMD_CAP_BLK_READ
19667  * Read multiple 64bit words from capture block memory
19668  */
19669 #define MC_CMD_CAP_BLK_READ 0xe7
19670 #define MC_CMD_CAP_BLK_READ_MSGSET 0xe7
19671 #undef  MC_CMD_0xe7_PRIVILEGE_CTG
19672
19673 #define MC_CMD_0xe7_PRIVILEGE_CTG SRIOV_CTG_INSECURE
19674
19675 /* MC_CMD_CAP_BLK_READ_IN msgrequest */
19676 #define MC_CMD_CAP_BLK_READ_IN_LEN 12
19677 #define MC_CMD_CAP_BLK_READ_IN_CAP_REG_OFST 0
19678 #define MC_CMD_CAP_BLK_READ_IN_CAP_REG_LEN 4
19679 #define MC_CMD_CAP_BLK_READ_IN_ADDR_OFST 4
19680 #define MC_CMD_CAP_BLK_READ_IN_ADDR_LEN 4
19681 #define MC_CMD_CAP_BLK_READ_IN_COUNT_OFST 8
19682 #define MC_CMD_CAP_BLK_READ_IN_COUNT_LEN 4
19683
19684 /* MC_CMD_CAP_BLK_READ_OUT msgresponse */
19685 #define MC_CMD_CAP_BLK_READ_OUT_LENMIN 8
19686 #define MC_CMD_CAP_BLK_READ_OUT_LENMAX 248
19687 #define MC_CMD_CAP_BLK_READ_OUT_LENMAX_MCDI2 1016
19688 #define MC_CMD_CAP_BLK_READ_OUT_LEN(num) (0+8*(num))
19689 #define MC_CMD_CAP_BLK_READ_OUT_BUFFER_NUM(len) (((len)-0)/8)
19690 #define MC_CMD_CAP_BLK_READ_OUT_BUFFER_OFST 0
19691 #define MC_CMD_CAP_BLK_READ_OUT_BUFFER_LEN 8
19692 #define MC_CMD_CAP_BLK_READ_OUT_BUFFER_LO_OFST 0
19693 #define MC_CMD_CAP_BLK_READ_OUT_BUFFER_LO_LEN 4
19694 #define MC_CMD_CAP_BLK_READ_OUT_BUFFER_LO_LBN 0
19695 #define MC_CMD_CAP_BLK_READ_OUT_BUFFER_LO_WIDTH 32
19696 #define MC_CMD_CAP_BLK_READ_OUT_BUFFER_HI_OFST 4
19697 #define MC_CMD_CAP_BLK_READ_OUT_BUFFER_HI_LEN 4
19698 #define MC_CMD_CAP_BLK_READ_OUT_BUFFER_HI_LBN 32
19699 #define MC_CMD_CAP_BLK_READ_OUT_BUFFER_HI_WIDTH 32
19700 #define MC_CMD_CAP_BLK_READ_OUT_BUFFER_MINNUM 1
19701 #define MC_CMD_CAP_BLK_READ_OUT_BUFFER_MAXNUM 31
19702 #define MC_CMD_CAP_BLK_READ_OUT_BUFFER_MAXNUM_MCDI2 127
19703
19704
19705 /***********************************/
19706 /* MC_CMD_DUMP_DO
19707  * Take a dump of the DUT state
19708  */
19709 #define MC_CMD_DUMP_DO 0xe8
19710 #define MC_CMD_DUMP_DO_MSGSET 0xe8
19711 #undef  MC_CMD_0xe8_PRIVILEGE_CTG
19712
19713 #define MC_CMD_0xe8_PRIVILEGE_CTG SRIOV_CTG_INSECURE
19714
19715 /* MC_CMD_DUMP_DO_IN msgrequest */
19716 #define MC_CMD_DUMP_DO_IN_LEN 52
19717 #define MC_CMD_DUMP_DO_IN_PADDING_OFST 0
19718 #define MC_CMD_DUMP_DO_IN_PADDING_LEN 4
19719 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_OFST 4
19720 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_LEN 4
19721 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM 0x0 /* enum */
19722 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_DEFAULT 0x1 /* enum */
19723 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_TYPE_OFST 8
19724 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_TYPE_LEN 4
19725 #define MC_CMD_DUMP_DO_IN_DUMP_LOCATION_NVRAM 0x1 /* enum */
19726 #define MC_CMD_DUMP_DO_IN_DUMP_LOCATION_HOST_MEMORY 0x2 /* enum */
19727 #define MC_CMD_DUMP_DO_IN_DUMP_LOCATION_HOST_MEMORY_MLI 0x3 /* enum */
19728 #define MC_CMD_DUMP_DO_IN_DUMP_LOCATION_UART 0x4 /* enum */
19729 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_NVRAM_PARTITION_TYPE_ID_OFST 12
19730 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_NVRAM_PARTITION_TYPE_ID_LEN 4
19731 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_NVRAM_OFFSET_OFST 16
19732 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_NVRAM_OFFSET_LEN 4
19733 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_ADDR_LO_OFST 12
19734 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_ADDR_LO_LEN 4
19735 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_ADDR_HI_OFST 16
19736 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_ADDR_HI_LEN 4
19737 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_MLI_ROOT_ADDR_LO_OFST 12
19738 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_MLI_ROOT_ADDR_LO_LEN 4
19739 #define MC_CMD_DUMP_DO_IN_HOST_MEMORY_MLI_PAGE_SIZE 0x1000 /* enum */
19740 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_MLI_ROOT_ADDR_HI_OFST 16
19741 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_MLI_ROOT_ADDR_HI_LEN 4
19742 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_MLI_DEPTH_OFST 20
19743 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_MLI_DEPTH_LEN 4
19744 #define MC_CMD_DUMP_DO_IN_HOST_MEMORY_MLI_MAX_DEPTH 0x2 /* enum */
19745 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_UART_PORT_OFST 12
19746 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_UART_PORT_LEN 4
19747 /* enum: The uart port this command was received over (if using a uart
19748  * transport)
19749  */
19750 #define MC_CMD_DUMP_DO_IN_UART_PORT_SRC 0xff
19751 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_SIZE_OFST 24
19752 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_SIZE_LEN 4
19753 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_OFST 28
19754 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_LEN 4
19755 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM 0x0 /* enum */
19756 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_NVRAM_DUMP_PARTITION 0x1 /* enum */
19757 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_TYPE_OFST 32
19758 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_TYPE_LEN 4
19759 /*            Enum values, see field(s): */
19760 /*               MC_CMD_DUMP_DO_IN/DUMPSPEC_SRC_CUSTOM_TYPE */
19761 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_NVRAM_PARTITION_TYPE_ID_OFST 36
19762 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_NVRAM_PARTITION_TYPE_ID_LEN 4
19763 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_NVRAM_OFFSET_OFST 40
19764 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_NVRAM_OFFSET_LEN 4
19765 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_ADDR_LO_OFST 36
19766 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_ADDR_LO_LEN 4
19767 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_ADDR_HI_OFST 40
19768 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_ADDR_HI_LEN 4
19769 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_MLI_ROOT_ADDR_LO_OFST 36
19770 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_MLI_ROOT_ADDR_LO_LEN 4
19771 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_MLI_ROOT_ADDR_HI_OFST 40
19772 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_MLI_ROOT_ADDR_HI_LEN 4
19773 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_MLI_DEPTH_OFST 44
19774 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_MLI_DEPTH_LEN 4
19775 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_UART_PORT_OFST 36
19776 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_UART_PORT_LEN 4
19777 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_SIZE_OFST 48
19778 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_SIZE_LEN 4
19779
19780 /* MC_CMD_DUMP_DO_OUT msgresponse */
19781 #define MC_CMD_DUMP_DO_OUT_LEN 4
19782 #define MC_CMD_DUMP_DO_OUT_DUMPFILE_SIZE_OFST 0
19783 #define MC_CMD_DUMP_DO_OUT_DUMPFILE_SIZE_LEN 4
19784
19785
19786 /***********************************/
19787 /* MC_CMD_DUMP_CONFIGURE_UNSOLICITED
19788  * Configure unsolicited dumps
19789  */
19790 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED 0xe9
19791 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_MSGSET 0xe9
19792 #undef  MC_CMD_0xe9_PRIVILEGE_CTG
19793
19794 #define MC_CMD_0xe9_PRIVILEGE_CTG SRIOV_CTG_INSECURE
19795
19796 /* MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN msgrequest */
19797 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_LEN 52
19798 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_ENABLE_OFST 0
19799 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_ENABLE_LEN 4
19800 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_OFST 4
19801 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_LEN 4
19802 /*            Enum values, see field(s): */
19803 /*               MC_CMD_DUMP_DO/MC_CMD_DUMP_DO_IN/DUMPSPEC_SRC */
19804 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_TYPE_OFST 8
19805 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_TYPE_LEN 4
19806 /*            Enum values, see field(s): */
19807 /*               MC_CMD_DUMP_DO/MC_CMD_DUMP_DO_IN/DUMPSPEC_SRC_CUSTOM_TYPE */
19808 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_NVRAM_PARTITION_TYPE_ID_OFST 12
19809 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_NVRAM_PARTITION_TYPE_ID_LEN 4
19810 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_NVRAM_OFFSET_OFST 16
19811 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_NVRAM_OFFSET_LEN 4
19812 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_ADDR_LO_OFST 12
19813 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_ADDR_LO_LEN 4
19814 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_ADDR_HI_OFST 16
19815 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_ADDR_HI_LEN 4
19816 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_MLI_ROOT_ADDR_LO_OFST 12
19817 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_MLI_ROOT_ADDR_LO_LEN 4
19818 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_MLI_ROOT_ADDR_HI_OFST 16
19819 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_MLI_ROOT_ADDR_HI_LEN 4
19820 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_MLI_DEPTH_OFST 20
19821 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_MLI_DEPTH_LEN 4
19822 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_UART_PORT_OFST 12
19823 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_UART_PORT_LEN 4
19824 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_SIZE_OFST 24
19825 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_SIZE_LEN 4
19826 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_OFST 28
19827 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_LEN 4
19828 /*            Enum values, see field(s): */
19829 /*               MC_CMD_DUMP_DO/MC_CMD_DUMP_DO_IN/DUMPFILE_DST */
19830 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_TYPE_OFST 32
19831 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_TYPE_LEN 4
19832 /*            Enum values, see field(s): */
19833 /*               MC_CMD_DUMP_DO/MC_CMD_DUMP_DO_IN/DUMPSPEC_SRC_CUSTOM_TYPE */
19834 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_NVRAM_PARTITION_TYPE_ID_OFST 36
19835 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_NVRAM_PARTITION_TYPE_ID_LEN 4
19836 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_NVRAM_OFFSET_OFST 40
19837 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_NVRAM_OFFSET_LEN 4
19838 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_ADDR_LO_OFST 36
19839 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_ADDR_LO_LEN 4
19840 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_ADDR_HI_OFST 40
19841 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_ADDR_HI_LEN 4
19842 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_MLI_ROOT_ADDR_LO_OFST 36
19843 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_MLI_ROOT_ADDR_LO_LEN 4
19844 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_MLI_ROOT_ADDR_HI_OFST 40
19845 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_MLI_ROOT_ADDR_HI_LEN 4
19846 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_MLI_DEPTH_OFST 44
19847 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_MLI_DEPTH_LEN 4
19848 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_UART_PORT_OFST 36
19849 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_UART_PORT_LEN 4
19850 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_SIZE_OFST 48
19851 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_SIZE_LEN 4
19852
19853
19854 /***********************************/
19855 /* MC_CMD_SET_PSU
19856  * Adjusts power supply parameters. This is a warranty-voiding operation.
19857  * Returns: ENOENT if the parameter or rail specified does not exist, EINVAL if
19858  * the parameter is out of range.
19859  */
19860 #define MC_CMD_SET_PSU 0xea
19861 #define MC_CMD_SET_PSU_MSGSET 0xea
19862 #undef  MC_CMD_0xea_PRIVILEGE_CTG
19863
19864 #define MC_CMD_0xea_PRIVILEGE_CTG SRIOV_CTG_INSECURE
19865
19866 /* MC_CMD_SET_PSU_IN msgrequest */
19867 #define MC_CMD_SET_PSU_IN_LEN 12
19868 #define MC_CMD_SET_PSU_IN_PARAM_OFST 0
19869 #define MC_CMD_SET_PSU_IN_PARAM_LEN 4
19870 #define MC_CMD_SET_PSU_IN_PARAM_SUPPLY_VOLTAGE 0x0 /* enum */
19871 #define MC_CMD_SET_PSU_IN_RAIL_OFST 4
19872 #define MC_CMD_SET_PSU_IN_RAIL_LEN 4
19873 #define MC_CMD_SET_PSU_IN_RAIL_0V9 0x0 /* enum */
19874 #define MC_CMD_SET_PSU_IN_RAIL_1V2 0x1 /* enum */
19875 /* desired value, eg voltage in mV */
19876 #define MC_CMD_SET_PSU_IN_VALUE_OFST 8
19877 #define MC_CMD_SET_PSU_IN_VALUE_LEN 4
19878
19879 /* MC_CMD_SET_PSU_OUT msgresponse */
19880 #define MC_CMD_SET_PSU_OUT_LEN 0
19881
19882
19883 /***********************************/
19884 /* MC_CMD_GET_FUNCTION_INFO
19885  * Get function information. PF and VF number.
19886  */
19887 #define MC_CMD_GET_FUNCTION_INFO 0xec
19888 #define MC_CMD_GET_FUNCTION_INFO_MSGSET 0xec
19889 #undef  MC_CMD_0xec_PRIVILEGE_CTG
19890
19891 #define MC_CMD_0xec_PRIVILEGE_CTG SRIOV_CTG_GENERAL
19892
19893 /* MC_CMD_GET_FUNCTION_INFO_IN msgrequest */
19894 #define MC_CMD_GET_FUNCTION_INFO_IN_LEN 0
19895
19896 /* MC_CMD_GET_FUNCTION_INFO_OUT msgresponse */
19897 #define MC_CMD_GET_FUNCTION_INFO_OUT_LEN 8
19898 #define MC_CMD_GET_FUNCTION_INFO_OUT_PF_OFST 0
19899 #define MC_CMD_GET_FUNCTION_INFO_OUT_PF_LEN 4
19900 #define MC_CMD_GET_FUNCTION_INFO_OUT_VF_OFST 4
19901 #define MC_CMD_GET_FUNCTION_INFO_OUT_VF_LEN 4
19902
19903
19904 /***********************************/
19905 /* MC_CMD_ENABLE_OFFLINE_BIST
19906  * Enters offline BIST mode. All queues are torn down, chip enters quiescent
19907  * mode, calling function gets exclusive MCDI ownership. The only way out is
19908  * reboot.
19909  */
19910 #define MC_CMD_ENABLE_OFFLINE_BIST 0xed
19911 #define MC_CMD_ENABLE_OFFLINE_BIST_MSGSET 0xed
19912 #undef  MC_CMD_0xed_PRIVILEGE_CTG
19913
19914 #define MC_CMD_0xed_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
19915
19916 /* MC_CMD_ENABLE_OFFLINE_BIST_IN msgrequest */
19917 #define MC_CMD_ENABLE_OFFLINE_BIST_IN_LEN 0
19918
19919 /* MC_CMD_ENABLE_OFFLINE_BIST_OUT msgresponse */
19920 #define MC_CMD_ENABLE_OFFLINE_BIST_OUT_LEN 0
19921
19922
19923 /***********************************/
19924 /* MC_CMD_UART_SEND_DATA
19925  * Send checksummed[sic] block of data over the uart. Response is a placeholder
19926  * should we wish to make this reliable; currently requests are fire-and-
19927  * forget.
19928  */
19929 #define MC_CMD_UART_SEND_DATA 0xee
19930 #define MC_CMD_UART_SEND_DATA_MSGSET 0xee
19931 #undef  MC_CMD_0xee_PRIVILEGE_CTG
19932
19933 #define MC_CMD_0xee_PRIVILEGE_CTG SRIOV_CTG_GENERAL
19934
19935 /* MC_CMD_UART_SEND_DATA_OUT msgrequest */
19936 #define MC_CMD_UART_SEND_DATA_OUT_LENMIN 16
19937 #define MC_CMD_UART_SEND_DATA_OUT_LENMAX 252
19938 #define MC_CMD_UART_SEND_DATA_OUT_LENMAX_MCDI2 1020
19939 #define MC_CMD_UART_SEND_DATA_OUT_LEN(num) (16+1*(num))
19940 #define MC_CMD_UART_SEND_DATA_OUT_DATA_NUM(len) (((len)-16)/1)
19941 /* CRC32 over OFFSET, LENGTH, RESERVED, DATA */
19942 #define MC_CMD_UART_SEND_DATA_OUT_CHECKSUM_OFST 0
19943 #define MC_CMD_UART_SEND_DATA_OUT_CHECKSUM_LEN 4
19944 /* Offset at which to write the data */
19945 #define MC_CMD_UART_SEND_DATA_OUT_OFFSET_OFST 4
19946 #define MC_CMD_UART_SEND_DATA_OUT_OFFSET_LEN 4
19947 /* Length of data */
19948 #define MC_CMD_UART_SEND_DATA_OUT_LENGTH_OFST 8
19949 #define MC_CMD_UART_SEND_DATA_OUT_LENGTH_LEN 4
19950 /* Reserved for future use */
19951 #define MC_CMD_UART_SEND_DATA_OUT_RESERVED_OFST 12
19952 #define MC_CMD_UART_SEND_DATA_OUT_RESERVED_LEN 4
19953 #define MC_CMD_UART_SEND_DATA_OUT_DATA_OFST 16
19954 #define MC_CMD_UART_SEND_DATA_OUT_DATA_LEN 1
19955 #define MC_CMD_UART_SEND_DATA_OUT_DATA_MINNUM 0
19956 #define MC_CMD_UART_SEND_DATA_OUT_DATA_MAXNUM 236
19957 #define MC_CMD_UART_SEND_DATA_OUT_DATA_MAXNUM_MCDI2 1004
19958
19959 /* MC_CMD_UART_SEND_DATA_IN msgresponse */
19960 #define MC_CMD_UART_SEND_DATA_IN_LEN 0
19961
19962
19963 /***********************************/
19964 /* MC_CMD_UART_RECV_DATA
19965  * Request checksummed[sic] block of data over the uart. Only a placeholder,
19966  * subject to change and not currently implemented.
19967  */
19968 #define MC_CMD_UART_RECV_DATA 0xef
19969 #define MC_CMD_UART_RECV_DATA_MSGSET 0xef
19970 #undef  MC_CMD_0xef_PRIVILEGE_CTG
19971
19972 #define MC_CMD_0xef_PRIVILEGE_CTG SRIOV_CTG_GENERAL
19973
19974 /* MC_CMD_UART_RECV_DATA_OUT msgrequest */
19975 #define MC_CMD_UART_RECV_DATA_OUT_LEN 16
19976 /* CRC32 over OFFSET, LENGTH, RESERVED */
19977 #define MC_CMD_UART_RECV_DATA_OUT_CHECKSUM_OFST 0
19978 #define MC_CMD_UART_RECV_DATA_OUT_CHECKSUM_LEN 4
19979 /* Offset from which to read the data */
19980 #define MC_CMD_UART_RECV_DATA_OUT_OFFSET_OFST 4
19981 #define MC_CMD_UART_RECV_DATA_OUT_OFFSET_LEN 4
19982 /* Length of data */
19983 #define MC_CMD_UART_RECV_DATA_OUT_LENGTH_OFST 8
19984 #define MC_CMD_UART_RECV_DATA_OUT_LENGTH_LEN 4
19985 /* Reserved for future use */
19986 #define MC_CMD_UART_RECV_DATA_OUT_RESERVED_OFST 12
19987 #define MC_CMD_UART_RECV_DATA_OUT_RESERVED_LEN 4
19988
19989 /* MC_CMD_UART_RECV_DATA_IN msgresponse */
19990 #define MC_CMD_UART_RECV_DATA_IN_LENMIN 16
19991 #define MC_CMD_UART_RECV_DATA_IN_LENMAX 252
19992 #define MC_CMD_UART_RECV_DATA_IN_LENMAX_MCDI2 1020
19993 #define MC_CMD_UART_RECV_DATA_IN_LEN(num) (16+1*(num))
19994 #define MC_CMD_UART_RECV_DATA_IN_DATA_NUM(len) (((len)-16)/1)
19995 /* CRC32 over RESERVED1, RESERVED2, RESERVED3, DATA */
19996 #define MC_CMD_UART_RECV_DATA_IN_CHECKSUM_OFST 0
19997 #define MC_CMD_UART_RECV_DATA_IN_CHECKSUM_LEN 4
19998 /* Offset at which to write the data */
19999 #define MC_CMD_UART_RECV_DATA_IN_RESERVED1_OFST 4
20000 #define MC_CMD_UART_RECV_DATA_IN_RESERVED1_LEN 4
20001 /* Length of data */
20002 #define MC_CMD_UART_RECV_DATA_IN_RESERVED2_OFST 8
20003 #define MC_CMD_UART_RECV_DATA_IN_RESERVED2_LEN 4
20004 /* Reserved for future use */
20005 #define MC_CMD_UART_RECV_DATA_IN_RESERVED3_OFST 12
20006 #define MC_CMD_UART_RECV_DATA_IN_RESERVED3_LEN 4
20007 #define MC_CMD_UART_RECV_DATA_IN_DATA_OFST 16
20008 #define MC_CMD_UART_RECV_DATA_IN_DATA_LEN 1
20009 #define MC_CMD_UART_RECV_DATA_IN_DATA_MINNUM 0
20010 #define MC_CMD_UART_RECV_DATA_IN_DATA_MAXNUM 236
20011 #define MC_CMD_UART_RECV_DATA_IN_DATA_MAXNUM_MCDI2 1004
20012
20013
20014 /***********************************/
20015 /* MC_CMD_READ_FUSES
20016  * Read data programmed into the device One-Time-Programmable (OTP) Fuses
20017  */
20018 #define MC_CMD_READ_FUSES 0xf0
20019 #define MC_CMD_READ_FUSES_MSGSET 0xf0
20020 #undef  MC_CMD_0xf0_PRIVILEGE_CTG
20021
20022 #define MC_CMD_0xf0_PRIVILEGE_CTG SRIOV_CTG_INSECURE
20023
20024 /* MC_CMD_READ_FUSES_IN msgrequest */
20025 #define MC_CMD_READ_FUSES_IN_LEN 8
20026 /* Offset in OTP to read */
20027 #define MC_CMD_READ_FUSES_IN_OFFSET_OFST 0
20028 #define MC_CMD_READ_FUSES_IN_OFFSET_LEN 4
20029 /* Length of data to read in bytes */
20030 #define MC_CMD_READ_FUSES_IN_LENGTH_OFST 4
20031 #define MC_CMD_READ_FUSES_IN_LENGTH_LEN 4
20032
20033 /* MC_CMD_READ_FUSES_OUT msgresponse */
20034 #define MC_CMD_READ_FUSES_OUT_LENMIN 4
20035 #define MC_CMD_READ_FUSES_OUT_LENMAX 252
20036 #define MC_CMD_READ_FUSES_OUT_LENMAX_MCDI2 1020
20037 #define MC_CMD_READ_FUSES_OUT_LEN(num) (4+1*(num))
20038 #define MC_CMD_READ_FUSES_OUT_DATA_NUM(len) (((len)-4)/1)
20039 /* Length of returned OTP data in bytes */
20040 #define MC_CMD_READ_FUSES_OUT_LENGTH_OFST 0
20041 #define MC_CMD_READ_FUSES_OUT_LENGTH_LEN 4
20042 /* Returned data */
20043 #define MC_CMD_READ_FUSES_OUT_DATA_OFST 4
20044 #define MC_CMD_READ_FUSES_OUT_DATA_LEN 1
20045 #define MC_CMD_READ_FUSES_OUT_DATA_MINNUM 0
20046 #define MC_CMD_READ_FUSES_OUT_DATA_MAXNUM 248
20047 #define MC_CMD_READ_FUSES_OUT_DATA_MAXNUM_MCDI2 1016
20048
20049
20050 /***********************************/
20051 /* MC_CMD_KR_TUNE
20052  * Get or set KR Serdes RXEQ and TX Driver settings
20053  */
20054 #define MC_CMD_KR_TUNE 0xf1
20055 #define MC_CMD_KR_TUNE_MSGSET 0xf1
20056 #undef  MC_CMD_0xf1_PRIVILEGE_CTG
20057
20058 #define MC_CMD_0xf1_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
20059
20060 /* MC_CMD_KR_TUNE_IN msgrequest */
20061 #define MC_CMD_KR_TUNE_IN_LENMIN 4
20062 #define MC_CMD_KR_TUNE_IN_LENMAX 252
20063 #define MC_CMD_KR_TUNE_IN_LENMAX_MCDI2 1020
20064 #define MC_CMD_KR_TUNE_IN_LEN(num) (4+4*(num))
20065 #define MC_CMD_KR_TUNE_IN_KR_TUNE_ARGS_NUM(len) (((len)-4)/4)
20066 /* Requested operation */
20067 #define MC_CMD_KR_TUNE_IN_KR_TUNE_OP_OFST 0
20068 #define MC_CMD_KR_TUNE_IN_KR_TUNE_OP_LEN 1
20069 /* enum: Get current RXEQ settings */
20070 #define MC_CMD_KR_TUNE_IN_RXEQ_GET 0x0
20071 /* enum: Override RXEQ settings */
20072 #define MC_CMD_KR_TUNE_IN_RXEQ_SET 0x1
20073 /* enum: Get current TX Driver settings */
20074 #define MC_CMD_KR_TUNE_IN_TXEQ_GET 0x2
20075 /* enum: Override TX Driver settings */
20076 #define MC_CMD_KR_TUNE_IN_TXEQ_SET 0x3
20077 /* enum: Force KR Serdes reset / recalibration */
20078 #define MC_CMD_KR_TUNE_IN_RECAL 0x4
20079 /* enum: Start KR Serdes Eye diagram plot on a given lane. Lane must have valid
20080  * signal.
20081  */
20082 #define MC_CMD_KR_TUNE_IN_START_EYE_PLOT 0x5
20083 /* enum: Poll KR Serdes Eye diagram plot. Returns one row of BER data. The
20084  * caller should call this command repeatedly after starting eye plot, until no
20085  * more data is returned.
20086  */
20087 #define MC_CMD_KR_TUNE_IN_POLL_EYE_PLOT 0x6
20088 /* enum: Read Figure Of Merit (eye quality, higher is better). */
20089 #define MC_CMD_KR_TUNE_IN_READ_FOM 0x7
20090 /* enum: Start/stop link training frames */
20091 #define MC_CMD_KR_TUNE_IN_LINK_TRAIN_RUN 0x8
20092 /* enum: Issue KR link training command (control training coefficients) */
20093 #define MC_CMD_KR_TUNE_IN_LINK_TRAIN_CMD 0x9
20094 /* Align the arguments to 32 bits */
20095 #define MC_CMD_KR_TUNE_IN_KR_TUNE_RSVD_OFST 1
20096 #define MC_CMD_KR_TUNE_IN_KR_TUNE_RSVD_LEN 3
20097 /* Arguments specific to the operation */
20098 #define MC_CMD_KR_TUNE_IN_KR_TUNE_ARGS_OFST 4
20099 #define MC_CMD_KR_TUNE_IN_KR_TUNE_ARGS_LEN 4
20100 #define MC_CMD_KR_TUNE_IN_KR_TUNE_ARGS_MINNUM 0
20101 #define MC_CMD_KR_TUNE_IN_KR_TUNE_ARGS_MAXNUM 62
20102 #define MC_CMD_KR_TUNE_IN_KR_TUNE_ARGS_MAXNUM_MCDI2 254
20103
20104 /* MC_CMD_KR_TUNE_OUT msgresponse */
20105 #define MC_CMD_KR_TUNE_OUT_LEN 0
20106
20107 /* MC_CMD_KR_TUNE_RXEQ_GET_IN msgrequest */
20108 #define MC_CMD_KR_TUNE_RXEQ_GET_IN_LEN 4
20109 /* Requested operation */
20110 #define MC_CMD_KR_TUNE_RXEQ_GET_IN_KR_TUNE_OP_OFST 0
20111 #define MC_CMD_KR_TUNE_RXEQ_GET_IN_KR_TUNE_OP_LEN 1
20112 /* Align the arguments to 32 bits */
20113 #define MC_CMD_KR_TUNE_RXEQ_GET_IN_KR_TUNE_RSVD_OFST 1
20114 #define MC_CMD_KR_TUNE_RXEQ_GET_IN_KR_TUNE_RSVD_LEN 3
20115
20116 /* MC_CMD_KR_TUNE_RXEQ_GET_OUT msgresponse */
20117 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_LENMIN 4
20118 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_LENMAX 252
20119 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_LENMAX_MCDI2 1020
20120 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_LEN(num) (0+4*(num))
20121 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_PARAM_NUM(len) (((len)-0)/4)
20122 /* RXEQ Parameter */
20123 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_PARAM_OFST 0
20124 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_PARAM_LEN 4
20125 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_PARAM_MINNUM 1
20126 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_PARAM_MAXNUM 63
20127 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_PARAM_MAXNUM_MCDI2 255
20128 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_PARAM_ID_OFST 0
20129 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_PARAM_ID_LBN 0
20130 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_PARAM_ID_WIDTH 8
20131 /* enum: Attenuation (0-15, Huntington) */
20132 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_ATT 0x0
20133 /* enum: CTLE Boost (0-15, Huntington) */
20134 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_BOOST 0x1
20135 /* enum: Edge DFE Tap1 (Huntington - 0 - max negative, 64 - zero, 127 - max
20136  * positive, Medford - 0-31)
20137  */
20138 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_EDFE_TAP1 0x2
20139 /* enum: Edge DFE Tap2 (Huntington - 0 - max negative, 32 - zero, 63 - max
20140  * positive, Medford - 0-31)
20141  */
20142 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_EDFE_TAP2 0x3
20143 /* enum: Edge DFE Tap3 (Huntington - 0 - max negative, 32 - zero, 63 - max
20144  * positive, Medford - 0-16)
20145  */
20146 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_EDFE_TAP3 0x4
20147 /* enum: Edge DFE Tap4 (Huntington - 0 - max negative, 32 - zero, 63 - max
20148  * positive, Medford - 0-16)
20149  */
20150 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_EDFE_TAP4 0x5
20151 /* enum: Edge DFE Tap5 (Huntington - 0 - max negative, 32 - zero, 63 - max
20152  * positive, Medford - 0-16)
20153  */
20154 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_EDFE_TAP5 0x6
20155 /* enum: Edge DFE DLEV (0-128 for Medford) */
20156 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_EDFE_DLEV 0x7
20157 /* enum: Variable Gain Amplifier (0-15, Medford) */
20158 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_VGA 0x8
20159 /* enum: CTLE EQ Capacitor (0-15, Medford) */
20160 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_CTLE_EQC 0x9
20161 /* enum: CTLE EQ Resistor (0-7, Medford) */
20162 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_CTLE_EQRES 0xa
20163 /* enum: CTLE gain (0-31, Medford2) */
20164 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_CTLE_GAIN 0xb
20165 /* enum: CTLE pole (0-31, Medford2) */
20166 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_CTLE_POLE 0xc
20167 /* enum: CTLE peaking (0-31, Medford2) */
20168 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_CTLE_PEAK 0xd
20169 /* enum: DFE Tap1 - even path (Medford2 - 6 bit signed (-29 - +29)) */
20170 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP1_EVEN 0xe
20171 /* enum: DFE Tap1 - odd path (Medford2 - 6 bit signed (-29 - +29)) */
20172 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP1_ODD 0xf
20173 /* enum: DFE Tap2 (Medford2 - 6 bit signed (-20 - +20)) */
20174 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP2 0x10
20175 /* enum: DFE Tap3 (Medford2 - 6 bit signed (-20 - +20)) */
20176 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP3 0x11
20177 /* enum: DFE Tap4 (Medford2 - 6 bit signed (-20 - +20)) */
20178 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP4 0x12
20179 /* enum: DFE Tap5 (Medford2 - 6 bit signed (-24 - +24)) */
20180 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP5 0x13
20181 /* enum: DFE Tap6 (Medford2 - 6 bit signed (-24 - +24)) */
20182 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP6 0x14
20183 /* enum: DFE Tap7 (Medford2 - 6 bit signed (-24 - +24)) */
20184 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP7 0x15
20185 /* enum: DFE Tap8 (Medford2 - 6 bit signed (-24 - +24)) */
20186 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP8 0x16
20187 /* enum: DFE Tap9 (Medford2 - 6 bit signed (-24 - +24)) */
20188 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP9 0x17
20189 /* enum: DFE Tap10 (Medford2 - 6 bit signed (-24 - +24)) */
20190 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP10 0x18
20191 /* enum: DFE Tap11 (Medford2 - 6 bit signed (-24 - +24)) */
20192 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP11 0x19
20193 /* enum: DFE Tap12 (Medford2 - 6 bit signed (-24 - +24)) */
20194 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP12 0x1a
20195 /* enum: I/Q clk offset (Medford2 - 4 bit signed (-5 - +5))) */
20196 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_IQ_OFF 0x1b
20197 /* enum: Negative h1 polarity data sampler offset calibration code, even path
20198  * (Medford2 - 6 bit signed (-29 - +29)))
20199  */
20200 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_H1N_OFF_EVEN 0x1c
20201 /* enum: Negative h1 polarity data sampler offset calibration code, odd path
20202  * (Medford2 - 6 bit signed (-29 - +29)))
20203  */
20204 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_H1N_OFF_ODD 0x1d
20205 /* enum: Positive h1 polarity data sampler offset calibration code, even path
20206  * (Medford2 - 6 bit signed (-29 - +29)))
20207  */
20208 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_H1P_OFF_EVEN 0x1e
20209 /* enum: Positive h1 polarity data sampler offset calibration code, odd path
20210  * (Medford2 - 6 bit signed (-29 - +29)))
20211  */
20212 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_H1P_OFF_ODD 0x1f
20213 /* enum: CDR calibration loop code (Medford2) */
20214 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_CDR_PVT 0x20
20215 /* enum: CDR integral loop code (Medford2) */
20216 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_CDR_INTEG 0x21
20217 /* enum: CTLE Boost stages - retimer lineside (Medford2 with DS250x retimer - 4
20218  * stages, 2 bits per stage)
20219  */
20220 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_BOOST_RT_LS 0x22
20221 /* enum: DFE Tap1 - retimer lineside (Medford2 with DS250x retimer (-31 - 31))
20222  */
20223 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP1_RT_LS 0x23
20224 /* enum: DFE Tap2 - retimer lineside (Medford2 with DS250x retimer (-15 - 15))
20225  */
20226 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP2_RT_LS 0x24
20227 /* enum: DFE Tap3 - retimer lineside (Medford2 with DS250x retimer (-15 - 15))
20228  */
20229 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP3_RT_LS 0x25
20230 /* enum: DFE Tap4 - retimer lineside (Medford2 with DS250x retimer (-15 - 15))
20231  */
20232 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP4_RT_LS 0x26
20233 /* enum: DFE Tap5 - retimer lineside (Medford2 with DS250x retimer (-15 - 15))
20234  */
20235 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP5_RT_LS 0x27
20236 /* enum: CTLE Boost stages - retimer hostside (Medford2 with DS250x retimer - 4
20237  * stages, 2 bits per stage)
20238  */
20239 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_BOOST_RT_HS 0x28
20240 /* enum: DFE Tap1 - retimer hostside (Medford2 with DS250x retimer (-31 - 31))
20241  */
20242 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP1_RT_HS 0x29
20243 /* enum: DFE Tap2 - retimer hostside (Medford2 with DS250x retimer (-15 - 15))
20244  */
20245 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP2_RT_HS 0x2a
20246 /* enum: DFE Tap3 - retimer hostside (Medford2 with DS250x retimer (-15 - 15))
20247  */
20248 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP3_RT_HS 0x2b
20249 /* enum: DFE Tap4 - retimer hostside (Medford2 with DS250x retimer (-15 - 15))
20250  */
20251 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP4_RT_HS 0x2c
20252 /* enum: DFE Tap5 - retimer hostside (Medford2 with DS250x retimer (-15 - 15))
20253  */
20254 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP5_RT_HS 0x2d
20255 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_PARAM_LANE_OFST 0
20256 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_PARAM_LANE_LBN 8
20257 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_PARAM_LANE_WIDTH 3
20258 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_LANE_0 0x0 /* enum */
20259 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_LANE_1 0x1 /* enum */
20260 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_LANE_2 0x2 /* enum */
20261 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_LANE_3 0x3 /* enum */
20262 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_LANE_ALL 0x4 /* enum */
20263 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_PARAM_AUTOCAL_OFST 0
20264 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_PARAM_AUTOCAL_LBN 11
20265 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_PARAM_AUTOCAL_WIDTH 1
20266 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_RESERVED_OFST 0
20267 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_RESERVED_LBN 12
20268 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_RESERVED_WIDTH 4
20269 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_PARAM_INITIAL_OFST 0
20270 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_PARAM_INITIAL_LBN 16
20271 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_PARAM_INITIAL_WIDTH 8
20272 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_PARAM_CURRENT_OFST 0
20273 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_PARAM_CURRENT_LBN 24
20274 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_PARAM_CURRENT_WIDTH 8
20275
20276 /* MC_CMD_KR_TUNE_RXEQ_SET_IN msgrequest */
20277 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_LENMIN 8
20278 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_LENMAX 252
20279 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_LENMAX_MCDI2 1020
20280 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_LEN(num) (4+4*(num))
20281 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_PARAM_NUM(len) (((len)-4)/4)
20282 /* Requested operation */
20283 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_KR_TUNE_OP_OFST 0
20284 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_KR_TUNE_OP_LEN 1
20285 /* Align the arguments to 32 bits */
20286 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_KR_TUNE_RSVD_OFST 1
20287 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_KR_TUNE_RSVD_LEN 3
20288 /* RXEQ Parameter */
20289 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_PARAM_OFST 4
20290 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_PARAM_LEN 4
20291 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_PARAM_MINNUM 1
20292 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_PARAM_MAXNUM 62
20293 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_PARAM_MAXNUM_MCDI2 254
20294 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_PARAM_ID_OFST 4
20295 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_PARAM_ID_LBN 0
20296 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_PARAM_ID_WIDTH 8
20297 /*             Enum values, see field(s): */
20298 /*                MC_CMD_KR_TUNE_RXEQ_GET_OUT/PARAM_ID */
20299 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_PARAM_LANE_OFST 4
20300 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_PARAM_LANE_LBN 8
20301 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_PARAM_LANE_WIDTH 3
20302 /*             Enum values, see field(s): */
20303 /*                MC_CMD_KR_TUNE_RXEQ_GET_OUT/PARAM_LANE */
20304 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_PARAM_AUTOCAL_OFST 4
20305 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_PARAM_AUTOCAL_LBN 11
20306 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_PARAM_AUTOCAL_WIDTH 1
20307 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_RESERVED_OFST 4
20308 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_RESERVED_LBN 12
20309 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_RESERVED_WIDTH 4
20310 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_PARAM_INITIAL_OFST 4
20311 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_PARAM_INITIAL_LBN 16
20312 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_PARAM_INITIAL_WIDTH 8
20313 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_RESERVED2_OFST 4
20314 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_RESERVED2_LBN 24
20315 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_RESERVED2_WIDTH 8
20316
20317 /* MC_CMD_KR_TUNE_RXEQ_SET_OUT msgresponse */
20318 #define MC_CMD_KR_TUNE_RXEQ_SET_OUT_LEN 0
20319
20320 /* MC_CMD_KR_TUNE_TXEQ_GET_IN msgrequest */
20321 #define MC_CMD_KR_TUNE_TXEQ_GET_IN_LEN 4
20322 /* Requested operation */
20323 #define MC_CMD_KR_TUNE_TXEQ_GET_IN_KR_TUNE_OP_OFST 0
20324 #define MC_CMD_KR_TUNE_TXEQ_GET_IN_KR_TUNE_OP_LEN 1
20325 /* Align the arguments to 32 bits */
20326 #define MC_CMD_KR_TUNE_TXEQ_GET_IN_KR_TUNE_RSVD_OFST 1
20327 #define MC_CMD_KR_TUNE_TXEQ_GET_IN_KR_TUNE_RSVD_LEN 3
20328
20329 /* MC_CMD_KR_TUNE_TXEQ_GET_OUT msgresponse */
20330 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_LENMIN 4
20331 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_LENMAX 252
20332 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_LENMAX_MCDI2 1020
20333 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_LEN(num) (0+4*(num))
20334 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_PARAM_NUM(len) (((len)-0)/4)
20335 /* TXEQ Parameter */
20336 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_PARAM_OFST 0
20337 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_PARAM_LEN 4
20338 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_PARAM_MINNUM 1
20339 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_PARAM_MAXNUM 63
20340 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_PARAM_MAXNUM_MCDI2 255
20341 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_PARAM_ID_OFST 0
20342 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_PARAM_ID_LBN 0
20343 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_PARAM_ID_WIDTH 8
20344 /* enum: TX Amplitude (Huntington, Medford, Medford2) */
20345 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_TX_LEV 0x0
20346 /* enum: De-Emphasis Tap1 Magnitude (0-7) (Huntington) */
20347 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_TX_MODE 0x1
20348 /* enum: De-Emphasis Tap1 Fine */
20349 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_TX_DTLEV 0x2
20350 /* enum: De-Emphasis Tap2 Magnitude (0-6) (Huntington) */
20351 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_TX_D2 0x3
20352 /* enum: De-Emphasis Tap2 Fine (Huntington) */
20353 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_TX_D2TLEV 0x4
20354 /* enum: Pre-Emphasis Magnitude (Huntington) */
20355 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_TX_E 0x5
20356 /* enum: Pre-Emphasis Fine (Huntington) */
20357 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_TX_ETLEV 0x6
20358 /* enum: TX Slew Rate Coarse control (Huntington) */
20359 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_TX_PREDRV_DLY 0x7
20360 /* enum: TX Slew Rate Fine control (Huntington) */
20361 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_TX_SR_SET 0x8
20362 /* enum: TX Termination Impedance control (Huntington) */
20363 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_TX_RT_SET 0x9
20364 /* enum: TX Amplitude Fine control (Medford) */
20365 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_TX_LEV_FINE 0xa
20366 /* enum: Pre-cursor Tap (Medford, Medford2) */
20367 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_TAP_ADV 0xb
20368 /* enum: Post-cursor Tap (Medford, Medford2) */
20369 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_TAP_DLY 0xc
20370 /* enum: TX Amplitude (Retimer Lineside) */
20371 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_TX_LEV_RT_LS 0xd
20372 /* enum: Pre-cursor Tap (Retimer Lineside) */
20373 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_TAP_ADV_RT_LS 0xe
20374 /* enum: Post-cursor Tap (Retimer Lineside) */
20375 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_TAP_DLY_RT_LS 0xf
20376 /* enum: TX Amplitude (Retimer Hostside) */
20377 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_TX_LEV_RT_HS 0x10
20378 /* enum: Pre-cursor Tap (Retimer Hostside) */
20379 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_TAP_ADV_RT_HS 0x11
20380 /* enum: Post-cursor Tap (Retimer Hostside) */
20381 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_TAP_DLY_RT_HS 0x12
20382 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_PARAM_LANE_OFST 0
20383 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_PARAM_LANE_LBN 8
20384 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_PARAM_LANE_WIDTH 3
20385 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_LANE_0 0x0 /* enum */
20386 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_LANE_1 0x1 /* enum */
20387 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_LANE_2 0x2 /* enum */
20388 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_LANE_3 0x3 /* enum */
20389 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_LANE_ALL 0x4 /* enum */
20390 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_RESERVED_OFST 0
20391 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_RESERVED_LBN 11
20392 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_RESERVED_WIDTH 5
20393 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_PARAM_INITIAL_OFST 0
20394 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_PARAM_INITIAL_LBN 16
20395 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_PARAM_INITIAL_WIDTH 8
20396 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_RESERVED2_OFST 0
20397 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_RESERVED2_LBN 24
20398 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_RESERVED2_WIDTH 8
20399
20400 /* MC_CMD_KR_TUNE_TXEQ_SET_IN msgrequest */
20401 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_LENMIN 8
20402 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_LENMAX 252
20403 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_LENMAX_MCDI2 1020
20404 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_LEN(num) (4+4*(num))
20405 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_PARAM_NUM(len) (((len)-4)/4)
20406 /* Requested operation */
20407 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_KR_TUNE_OP_OFST 0
20408 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_KR_TUNE_OP_LEN 1
20409 /* Align the arguments to 32 bits */
20410 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_KR_TUNE_RSVD_OFST 1
20411 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_KR_TUNE_RSVD_LEN 3
20412 /* TXEQ Parameter */
20413 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_PARAM_OFST 4
20414 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_PARAM_LEN 4
20415 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_PARAM_MINNUM 1
20416 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_PARAM_MAXNUM 62
20417 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_PARAM_MAXNUM_MCDI2 254
20418 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_PARAM_ID_OFST 4
20419 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_PARAM_ID_LBN 0
20420 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_PARAM_ID_WIDTH 8
20421 /*             Enum values, see field(s): */
20422 /*                MC_CMD_KR_TUNE_TXEQ_GET_OUT/PARAM_ID */
20423 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_PARAM_LANE_OFST 4
20424 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_PARAM_LANE_LBN 8
20425 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_PARAM_LANE_WIDTH 3
20426 /*             Enum values, see field(s): */
20427 /*                MC_CMD_KR_TUNE_TXEQ_GET_OUT/PARAM_LANE */
20428 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_RESERVED_OFST 4
20429 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_RESERVED_LBN 11
20430 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_RESERVED_WIDTH 5
20431 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_PARAM_INITIAL_OFST 4
20432 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_PARAM_INITIAL_LBN 16
20433 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_PARAM_INITIAL_WIDTH 8
20434 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_RESERVED2_OFST 4
20435 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_RESERVED2_LBN 24
20436 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_RESERVED2_WIDTH 8
20437
20438 /* MC_CMD_KR_TUNE_TXEQ_SET_OUT msgresponse */
20439 #define MC_CMD_KR_TUNE_TXEQ_SET_OUT_LEN 0
20440
20441 /* MC_CMD_KR_TUNE_RECAL_IN msgrequest */
20442 #define MC_CMD_KR_TUNE_RECAL_IN_LEN 4
20443 /* Requested operation */
20444 #define MC_CMD_KR_TUNE_RECAL_IN_KR_TUNE_OP_OFST 0
20445 #define MC_CMD_KR_TUNE_RECAL_IN_KR_TUNE_OP_LEN 1
20446 /* Align the arguments to 32 bits */
20447 #define MC_CMD_KR_TUNE_RECAL_IN_KR_TUNE_RSVD_OFST 1
20448 #define MC_CMD_KR_TUNE_RECAL_IN_KR_TUNE_RSVD_LEN 3
20449
20450 /* MC_CMD_KR_TUNE_RECAL_OUT msgresponse */
20451 #define MC_CMD_KR_TUNE_RECAL_OUT_LEN 0
20452
20453 /* MC_CMD_KR_TUNE_START_EYE_PLOT_IN msgrequest */
20454 #define MC_CMD_KR_TUNE_START_EYE_PLOT_IN_LEN 8
20455 /* Requested operation */
20456 #define MC_CMD_KR_TUNE_START_EYE_PLOT_IN_KR_TUNE_OP_OFST 0
20457 #define MC_CMD_KR_TUNE_START_EYE_PLOT_IN_KR_TUNE_OP_LEN 1
20458 /* Align the arguments to 32 bits */
20459 #define MC_CMD_KR_TUNE_START_EYE_PLOT_IN_KR_TUNE_RSVD_OFST 1
20460 #define MC_CMD_KR_TUNE_START_EYE_PLOT_IN_KR_TUNE_RSVD_LEN 3
20461 /* Port-relative lane to scan eye on */
20462 #define MC_CMD_KR_TUNE_START_EYE_PLOT_IN_LANE_OFST 4
20463 #define MC_CMD_KR_TUNE_START_EYE_PLOT_IN_LANE_LEN 4
20464
20465 /* MC_CMD_KR_TUNE_START_EYE_PLOT_V2_IN msgrequest */
20466 #define MC_CMD_KR_TUNE_START_EYE_PLOT_V2_IN_LEN 12
20467 /* Requested operation */
20468 #define MC_CMD_KR_TUNE_START_EYE_PLOT_V2_IN_KR_TUNE_OP_OFST 0
20469 #define MC_CMD_KR_TUNE_START_EYE_PLOT_V2_IN_KR_TUNE_OP_LEN 1
20470 /* Align the arguments to 32 bits */
20471 #define MC_CMD_KR_TUNE_START_EYE_PLOT_V2_IN_KR_TUNE_RSVD_OFST 1
20472 #define MC_CMD_KR_TUNE_START_EYE_PLOT_V2_IN_KR_TUNE_RSVD_LEN 3
20473 #define MC_CMD_KR_TUNE_START_EYE_PLOT_V2_IN_LANE_OFST 4
20474 #define MC_CMD_KR_TUNE_START_EYE_PLOT_V2_IN_LANE_LEN 4
20475 #define MC_CMD_KR_TUNE_START_EYE_PLOT_V2_IN_LANE_NUM_OFST 4
20476 #define MC_CMD_KR_TUNE_START_EYE_PLOT_V2_IN_LANE_NUM_LBN 0
20477 #define MC_CMD_KR_TUNE_START_EYE_PLOT_V2_IN_LANE_NUM_WIDTH 8
20478 #define MC_CMD_KR_TUNE_START_EYE_PLOT_V2_IN_LANE_ABS_REL_OFST 4
20479 #define MC_CMD_KR_TUNE_START_EYE_PLOT_V2_IN_LANE_ABS_REL_LBN 31
20480 #define MC_CMD_KR_TUNE_START_EYE_PLOT_V2_IN_LANE_ABS_REL_WIDTH 1
20481 /* Scan duration / cycle count */
20482 #define MC_CMD_KR_TUNE_START_EYE_PLOT_V2_IN_BER_OFST 8
20483 #define MC_CMD_KR_TUNE_START_EYE_PLOT_V2_IN_BER_LEN 4
20484
20485 /* MC_CMD_KR_TUNE_START_EYE_PLOT_OUT msgresponse */
20486 #define MC_CMD_KR_TUNE_START_EYE_PLOT_OUT_LEN 0
20487
20488 /* MC_CMD_KR_TUNE_POLL_EYE_PLOT_IN msgrequest */
20489 #define MC_CMD_KR_TUNE_POLL_EYE_PLOT_IN_LEN 4
20490 /* Requested operation */
20491 #define MC_CMD_KR_TUNE_POLL_EYE_PLOT_IN_KR_TUNE_OP_OFST 0
20492 #define MC_CMD_KR_TUNE_POLL_EYE_PLOT_IN_KR_TUNE_OP_LEN 1
20493 /* Align the arguments to 32 bits */
20494 #define MC_CMD_KR_TUNE_POLL_EYE_PLOT_IN_KR_TUNE_RSVD_OFST 1
20495 #define MC_CMD_KR_TUNE_POLL_EYE_PLOT_IN_KR_TUNE_RSVD_LEN 3
20496
20497 /* MC_CMD_KR_TUNE_POLL_EYE_PLOT_OUT msgresponse */
20498 #define MC_CMD_KR_TUNE_POLL_EYE_PLOT_OUT_LENMIN 0
20499 #define MC_CMD_KR_TUNE_POLL_EYE_PLOT_OUT_LENMAX 252
20500 #define MC_CMD_KR_TUNE_POLL_EYE_PLOT_OUT_LENMAX_MCDI2 1020
20501 #define MC_CMD_KR_TUNE_POLL_EYE_PLOT_OUT_LEN(num) (0+2*(num))
20502 #define MC_CMD_KR_TUNE_POLL_EYE_PLOT_OUT_SAMPLES_NUM(len) (((len)-0)/2)
20503 #define MC_CMD_KR_TUNE_POLL_EYE_PLOT_OUT_SAMPLES_OFST 0
20504 #define MC_CMD_KR_TUNE_POLL_EYE_PLOT_OUT_SAMPLES_LEN 2
20505 #define MC_CMD_KR_TUNE_POLL_EYE_PLOT_OUT_SAMPLES_MINNUM 0
20506 #define MC_CMD_KR_TUNE_POLL_EYE_PLOT_OUT_SAMPLES_MAXNUM 126
20507 #define MC_CMD_KR_TUNE_POLL_EYE_PLOT_OUT_SAMPLES_MAXNUM_MCDI2 510
20508
20509 /* MC_CMD_KR_TUNE_READ_FOM_IN msgrequest */
20510 #define MC_CMD_KR_TUNE_READ_FOM_IN_LEN 8
20511 /* Requested operation */
20512 #define MC_CMD_KR_TUNE_READ_FOM_IN_KR_TUNE_OP_OFST 0
20513 #define MC_CMD_KR_TUNE_READ_FOM_IN_KR_TUNE_OP_LEN 1
20514 /* Align the arguments to 32 bits */
20515 #define MC_CMD_KR_TUNE_READ_FOM_IN_KR_TUNE_RSVD_OFST 1
20516 #define MC_CMD_KR_TUNE_READ_FOM_IN_KR_TUNE_RSVD_LEN 3
20517 #define MC_CMD_KR_TUNE_READ_FOM_IN_LANE_OFST 4
20518 #define MC_CMD_KR_TUNE_READ_FOM_IN_LANE_LEN 4
20519 #define MC_CMD_KR_TUNE_READ_FOM_IN_LANE_NUM_OFST 4
20520 #define MC_CMD_KR_TUNE_READ_FOM_IN_LANE_NUM_LBN 0
20521 #define MC_CMD_KR_TUNE_READ_FOM_IN_LANE_NUM_WIDTH 8
20522 #define MC_CMD_KR_TUNE_READ_FOM_IN_LANE_ABS_REL_OFST 4
20523 #define MC_CMD_KR_TUNE_READ_FOM_IN_LANE_ABS_REL_LBN 31
20524 #define MC_CMD_KR_TUNE_READ_FOM_IN_LANE_ABS_REL_WIDTH 1
20525
20526 /* MC_CMD_KR_TUNE_READ_FOM_OUT msgresponse */
20527 #define MC_CMD_KR_TUNE_READ_FOM_OUT_LEN 4
20528 #define MC_CMD_KR_TUNE_READ_FOM_OUT_FOM_OFST 0
20529 #define MC_CMD_KR_TUNE_READ_FOM_OUT_FOM_LEN 4
20530
20531 /* MC_CMD_KR_TUNE_LINK_TRAIN_RUN_IN msgrequest */
20532 #define MC_CMD_KR_TUNE_LINK_TRAIN_RUN_IN_LEN 8
20533 /* Requested operation */
20534 #define MC_CMD_KR_TUNE_LINK_TRAIN_RUN_IN_KR_TUNE_OP_OFST 0
20535 #define MC_CMD_KR_TUNE_LINK_TRAIN_RUN_IN_KR_TUNE_OP_LEN 1
20536 /* Align the arguments to 32 bits */
20537 #define MC_CMD_KR_TUNE_LINK_TRAIN_RUN_IN_KR_TUNE_RSVD_OFST 1
20538 #define MC_CMD_KR_TUNE_LINK_TRAIN_RUN_IN_KR_TUNE_RSVD_LEN 3
20539 #define MC_CMD_KR_TUNE_LINK_TRAIN_RUN_IN_RUN_OFST 4
20540 #define MC_CMD_KR_TUNE_LINK_TRAIN_RUN_IN_RUN_LEN 4
20541 #define MC_CMD_KR_TUNE_LINK_TRAIN_RUN_IN_STOP 0x0 /* enum */
20542 #define MC_CMD_KR_TUNE_LINK_TRAIN_RUN_IN_START 0x1 /* enum */
20543
20544 /* MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN msgrequest */
20545 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_LEN 28
20546 /* Requested operation */
20547 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_KR_TUNE_OP_OFST 0
20548 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_KR_TUNE_OP_LEN 1
20549 /* Align the arguments to 32 bits */
20550 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_KR_TUNE_RSVD_OFST 1
20551 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_KR_TUNE_RSVD_LEN 3
20552 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_LANE_OFST 4
20553 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_LANE_LEN 4
20554 /* Set INITIALIZE state */
20555 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_INITIALIZE_OFST 8
20556 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_INITIALIZE_LEN 4
20557 /* Set PRESET state */
20558 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_PRESET_OFST 12
20559 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_PRESET_LEN 4
20560 /* C(-1) request */
20561 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_CM1_OFST 16
20562 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_CM1_LEN 4
20563 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_REQ_HOLD 0x0 /* enum */
20564 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_REQ_INCREMENT 0x1 /* enum */
20565 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_REQ_DECREMENT 0x2 /* enum */
20566 /* C(0) request */
20567 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_C0_OFST 20
20568 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_C0_LEN 4
20569 /*            Enum values, see field(s): */
20570 /*               MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN/CM1 */
20571 /* C(+1) request */
20572 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_CP1_OFST 24
20573 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_CP1_LEN 4
20574 /*            Enum values, see field(s): */
20575 /*               MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN/CM1 */
20576
20577 /* MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT msgresponse */
20578 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT_LEN 24
20579 /* C(-1) status */
20580 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT_CM1_STATUS_OFST 0
20581 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT_CM1_STATUS_LEN 4
20582 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT_STATUS_NOT_UPDATED 0x0 /* enum */
20583 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT_STATUS_UPDATED 0x1 /* enum */
20584 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT_STATUS_MINIMUM 0x2 /* enum */
20585 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT_STATUS_MAXIMUM 0x3 /* enum */
20586 /* C(0) status */
20587 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT_C0_STATUS_OFST 4
20588 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT_C0_STATUS_LEN 4
20589 /*            Enum values, see field(s): */
20590 /*               MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN/CM1 */
20591 /* C(+1) status */
20592 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT_CP1_STATUS_OFST 8
20593 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT_CP1_STATUS_LEN 4
20594 /*            Enum values, see field(s): */
20595 /*               MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN/CM1 */
20596 /* C(-1) value */
20597 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT_CM1_VALUE_OFST 12
20598 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT_CM1_VALUE_LEN 4
20599 /* C(0) value */
20600 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT_C0_VALUE_OFST 16
20601 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT_C0_VALUE_LEN 4
20602 /* C(+1) status */
20603 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT_CP1_VALUE_OFST 20
20604 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT_CP1_VALUE_LEN 4
20605
20606
20607 /***********************************/
20608 /* MC_CMD_PCIE_TUNE
20609  * Get or set PCIE Serdes RXEQ and TX Driver settings
20610  */
20611 #define MC_CMD_PCIE_TUNE 0xf2
20612 #define MC_CMD_PCIE_TUNE_MSGSET 0xf2
20613 #undef  MC_CMD_0xf2_PRIVILEGE_CTG
20614
20615 #define MC_CMD_0xf2_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
20616
20617 /* MC_CMD_PCIE_TUNE_IN msgrequest */
20618 #define MC_CMD_PCIE_TUNE_IN_LENMIN 4
20619 #define MC_CMD_PCIE_TUNE_IN_LENMAX 252
20620 #define MC_CMD_PCIE_TUNE_IN_LENMAX_MCDI2 1020
20621 #define MC_CMD_PCIE_TUNE_IN_LEN(num) (4+4*(num))
20622 #define MC_CMD_PCIE_TUNE_IN_PCIE_TUNE_ARGS_NUM(len) (((len)-4)/4)
20623 /* Requested operation */
20624 #define MC_CMD_PCIE_TUNE_IN_PCIE_TUNE_OP_OFST 0
20625 #define MC_CMD_PCIE_TUNE_IN_PCIE_TUNE_OP_LEN 1
20626 /* enum: Get current RXEQ settings */
20627 #define MC_CMD_PCIE_TUNE_IN_RXEQ_GET 0x0
20628 /* enum: Override RXEQ settings */
20629 #define MC_CMD_PCIE_TUNE_IN_RXEQ_SET 0x1
20630 /* enum: Get current TX Driver settings */
20631 #define MC_CMD_PCIE_TUNE_IN_TXEQ_GET 0x2
20632 /* enum: Override TX Driver settings */
20633 #define MC_CMD_PCIE_TUNE_IN_TXEQ_SET 0x3
20634 /* enum: Start PCIe Serdes Eye diagram plot on a given lane. */
20635 #define MC_CMD_PCIE_TUNE_IN_START_EYE_PLOT 0x5
20636 /* enum: Poll PCIe Serdes Eye diagram plot. Returns one row of BER data. The
20637  * caller should call this command repeatedly after starting eye plot, until no
20638  * more data is returned.
20639  */
20640 #define MC_CMD_PCIE_TUNE_IN_POLL_EYE_PLOT 0x6
20641 /* enum: Enable the SERDES BIST and set it to generate a 200MHz square wave */
20642 #define MC_CMD_PCIE_TUNE_IN_BIST_SQUARE_WAVE 0x7
20643 /* Align the arguments to 32 bits */
20644 #define MC_CMD_PCIE_TUNE_IN_PCIE_TUNE_RSVD_OFST 1
20645 #define MC_CMD_PCIE_TUNE_IN_PCIE_TUNE_RSVD_LEN 3
20646 /* Arguments specific to the operation */
20647 #define MC_CMD_PCIE_TUNE_IN_PCIE_TUNE_ARGS_OFST 4
20648 #define MC_CMD_PCIE_TUNE_IN_PCIE_TUNE_ARGS_LEN 4
20649 #define MC_CMD_PCIE_TUNE_IN_PCIE_TUNE_ARGS_MINNUM 0
20650 #define MC_CMD_PCIE_TUNE_IN_PCIE_TUNE_ARGS_MAXNUM 62
20651 #define MC_CMD_PCIE_TUNE_IN_PCIE_TUNE_ARGS_MAXNUM_MCDI2 254
20652
20653 /* MC_CMD_PCIE_TUNE_OUT msgresponse */
20654 #define MC_CMD_PCIE_TUNE_OUT_LEN 0
20655
20656 /* MC_CMD_PCIE_TUNE_RXEQ_GET_IN msgrequest */
20657 #define MC_CMD_PCIE_TUNE_RXEQ_GET_IN_LEN 4
20658 /* Requested operation */
20659 #define MC_CMD_PCIE_TUNE_RXEQ_GET_IN_PCIE_TUNE_OP_OFST 0
20660 #define MC_CMD_PCIE_TUNE_RXEQ_GET_IN_PCIE_TUNE_OP_LEN 1
20661 /* Align the arguments to 32 bits */
20662 #define MC_CMD_PCIE_TUNE_RXEQ_GET_IN_PCIE_TUNE_RSVD_OFST 1
20663 #define MC_CMD_PCIE_TUNE_RXEQ_GET_IN_PCIE_TUNE_RSVD_LEN 3
20664
20665 /* MC_CMD_PCIE_TUNE_RXEQ_GET_OUT msgresponse */
20666 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LENMIN 4
20667 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LENMAX 252
20668 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LENMAX_MCDI2 1020
20669 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LEN(num) (0+4*(num))
20670 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_PARAM_NUM(len) (((len)-0)/4)
20671 /* RXEQ Parameter */
20672 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_PARAM_OFST 0
20673 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_PARAM_LEN 4
20674 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_PARAM_MINNUM 1
20675 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_PARAM_MAXNUM 63
20676 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_PARAM_MAXNUM_MCDI2 255
20677 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_PARAM_ID_OFST 0
20678 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_PARAM_ID_LBN 0
20679 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_PARAM_ID_WIDTH 8
20680 /* enum: Attenuation (0-15) */
20681 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_ATT 0x0
20682 /* enum: CTLE Boost (0-15) */
20683 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_BOOST 0x1
20684 /* enum: DFE Tap1 (0 - max negative, 64 - zero, 127 - max positive) */
20685 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_DFE_TAP1 0x2
20686 /* enum: DFE Tap2 (0 - max negative, 32 - zero, 63 - max positive) */
20687 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_DFE_TAP2 0x3
20688 /* enum: DFE Tap3 (0 - max negative, 32 - zero, 63 - max positive) */
20689 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_DFE_TAP3 0x4
20690 /* enum: DFE Tap4 (0 - max negative, 32 - zero, 63 - max positive) */
20691 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_DFE_TAP4 0x5
20692 /* enum: DFE Tap5 (0 - max negative, 32 - zero, 63 - max positive) */
20693 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_DFE_TAP5 0x6
20694 /* enum: DFE DLev */
20695 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_DFE_DLEV 0x7
20696 /* enum: Figure of Merit */
20697 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_FOM 0x8
20698 /* enum: CTLE EQ Capacitor (HF Gain) */
20699 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_CTLE_EQC 0x9
20700 /* enum: CTLE EQ Resistor (DC Gain) */
20701 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_CTLE_EQRES 0xa
20702 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_PARAM_LANE_OFST 0
20703 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_PARAM_LANE_LBN 8
20704 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_PARAM_LANE_WIDTH 5
20705 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LANE_0 0x0 /* enum */
20706 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LANE_1 0x1 /* enum */
20707 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LANE_2 0x2 /* enum */
20708 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LANE_3 0x3 /* enum */
20709 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LANE_4 0x4 /* enum */
20710 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LANE_5 0x5 /* enum */
20711 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LANE_6 0x6 /* enum */
20712 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LANE_7 0x7 /* enum */
20713 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LANE_8 0x8 /* enum */
20714 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LANE_9 0x9 /* enum */
20715 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LANE_10 0xa /* enum */
20716 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LANE_11 0xb /* enum */
20717 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LANE_12 0xc /* enum */
20718 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LANE_13 0xd /* enum */
20719 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LANE_14 0xe /* enum */
20720 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LANE_15 0xf /* enum */
20721 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LANE_ALL 0x10 /* enum */
20722 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_PARAM_AUTOCAL_OFST 0
20723 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_PARAM_AUTOCAL_LBN 13
20724 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_PARAM_AUTOCAL_WIDTH 1
20725 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_RESERVED_OFST 0
20726 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_RESERVED_LBN 14
20727 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_RESERVED_WIDTH 10
20728 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_PARAM_CURRENT_OFST 0
20729 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_PARAM_CURRENT_LBN 24
20730 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_PARAM_CURRENT_WIDTH 8
20731
20732 /* MC_CMD_PCIE_TUNE_RXEQ_SET_IN msgrequest */
20733 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_LENMIN 8
20734 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_LENMAX 252
20735 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_LENMAX_MCDI2 1020
20736 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_LEN(num) (4+4*(num))
20737 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_PARAM_NUM(len) (((len)-4)/4)
20738 /* Requested operation */
20739 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_PCIE_TUNE_OP_OFST 0
20740 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_PCIE_TUNE_OP_LEN 1
20741 /* Align the arguments to 32 bits */
20742 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_PCIE_TUNE_RSVD_OFST 1
20743 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_PCIE_TUNE_RSVD_LEN 3
20744 /* RXEQ Parameter */
20745 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_PARAM_OFST 4
20746 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_PARAM_LEN 4
20747 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_PARAM_MINNUM 1
20748 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_PARAM_MAXNUM 62
20749 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_PARAM_MAXNUM_MCDI2 254
20750 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_PARAM_ID_OFST 4
20751 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_PARAM_ID_LBN 0
20752 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_PARAM_ID_WIDTH 8
20753 /*             Enum values, see field(s): */
20754 /*                MC_CMD_PCIE_TUNE_RXEQ_GET_OUT/PARAM_ID */
20755 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_PARAM_LANE_OFST 4
20756 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_PARAM_LANE_LBN 8
20757 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_PARAM_LANE_WIDTH 5
20758 /*             Enum values, see field(s): */
20759 /*                MC_CMD_PCIE_TUNE_RXEQ_GET_OUT/PARAM_LANE */
20760 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_PARAM_AUTOCAL_OFST 4
20761 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_PARAM_AUTOCAL_LBN 13
20762 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_PARAM_AUTOCAL_WIDTH 1
20763 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_RESERVED_OFST 4
20764 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_RESERVED_LBN 14
20765 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_RESERVED_WIDTH 2
20766 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_PARAM_INITIAL_OFST 4
20767 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_PARAM_INITIAL_LBN 16
20768 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_PARAM_INITIAL_WIDTH 8
20769 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_RESERVED2_OFST 4
20770 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_RESERVED2_LBN 24
20771 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_RESERVED2_WIDTH 8
20772
20773 /* MC_CMD_PCIE_TUNE_RXEQ_SET_OUT msgresponse */
20774 #define MC_CMD_PCIE_TUNE_RXEQ_SET_OUT_LEN 0
20775
20776 /* MC_CMD_PCIE_TUNE_TXEQ_GET_IN msgrequest */
20777 #define MC_CMD_PCIE_TUNE_TXEQ_GET_IN_LEN 4
20778 /* Requested operation */
20779 #define MC_CMD_PCIE_TUNE_TXEQ_GET_IN_PCIE_TUNE_OP_OFST 0
20780 #define MC_CMD_PCIE_TUNE_TXEQ_GET_IN_PCIE_TUNE_OP_LEN 1
20781 /* Align the arguments to 32 bits */
20782 #define MC_CMD_PCIE_TUNE_TXEQ_GET_IN_PCIE_TUNE_RSVD_OFST 1
20783 #define MC_CMD_PCIE_TUNE_TXEQ_GET_IN_PCIE_TUNE_RSVD_LEN 3
20784
20785 /* MC_CMD_PCIE_TUNE_TXEQ_GET_OUT msgresponse */
20786 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_LENMIN 4
20787 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_LENMAX 252
20788 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_LENMAX_MCDI2 1020
20789 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_LEN(num) (0+4*(num))
20790 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_PARAM_NUM(len) (((len)-0)/4)
20791 /* RXEQ Parameter */
20792 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_PARAM_OFST 0
20793 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_PARAM_LEN 4
20794 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_PARAM_MINNUM 1
20795 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_PARAM_MAXNUM 63
20796 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_PARAM_MAXNUM_MCDI2 255
20797 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_PARAM_ID_OFST 0
20798 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_PARAM_ID_LBN 0
20799 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_PARAM_ID_WIDTH 8
20800 /* enum: TxMargin (PIPE) */
20801 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_TXMARGIN 0x0
20802 /* enum: TxSwing (PIPE) */
20803 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_TXSWING 0x1
20804 /* enum: De-emphasis coefficient C(-1) (PIPE) */
20805 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_CM1 0x2
20806 /* enum: De-emphasis coefficient C(0) (PIPE) */
20807 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_C0 0x3
20808 /* enum: De-emphasis coefficient C(+1) (PIPE) */
20809 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_CP1 0x4
20810 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_PARAM_LANE_OFST 0
20811 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_PARAM_LANE_LBN 8
20812 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_PARAM_LANE_WIDTH 4
20813 /*             Enum values, see field(s): */
20814 /*                MC_CMD_PCIE_TUNE_RXEQ_GET_OUT/PARAM_LANE */
20815 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_RESERVED_OFST 0
20816 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_RESERVED_LBN 12
20817 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_RESERVED_WIDTH 12
20818 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_PARAM_CURRENT_OFST 0
20819 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_PARAM_CURRENT_LBN 24
20820 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_PARAM_CURRENT_WIDTH 8
20821
20822 /* MC_CMD_PCIE_TUNE_START_EYE_PLOT_IN msgrequest */
20823 #define MC_CMD_PCIE_TUNE_START_EYE_PLOT_IN_LEN 8
20824 /* Requested operation */
20825 #define MC_CMD_PCIE_TUNE_START_EYE_PLOT_IN_PCIE_TUNE_OP_OFST 0
20826 #define MC_CMD_PCIE_TUNE_START_EYE_PLOT_IN_PCIE_TUNE_OP_LEN 1
20827 /* Align the arguments to 32 bits */
20828 #define MC_CMD_PCIE_TUNE_START_EYE_PLOT_IN_PCIE_TUNE_RSVD_OFST 1
20829 #define MC_CMD_PCIE_TUNE_START_EYE_PLOT_IN_PCIE_TUNE_RSVD_LEN 3
20830 #define MC_CMD_PCIE_TUNE_START_EYE_PLOT_IN_LANE_OFST 4
20831 #define MC_CMD_PCIE_TUNE_START_EYE_PLOT_IN_LANE_LEN 4
20832
20833 /* MC_CMD_PCIE_TUNE_START_EYE_PLOT_OUT msgresponse */
20834 #define MC_CMD_PCIE_TUNE_START_EYE_PLOT_OUT_LEN 0
20835
20836 /* MC_CMD_PCIE_TUNE_POLL_EYE_PLOT_IN msgrequest */
20837 #define MC_CMD_PCIE_TUNE_POLL_EYE_PLOT_IN_LEN 4
20838 /* Requested operation */
20839 #define MC_CMD_PCIE_TUNE_POLL_EYE_PLOT_IN_PCIE_TUNE_OP_OFST 0
20840 #define MC_CMD_PCIE_TUNE_POLL_EYE_PLOT_IN_PCIE_TUNE_OP_LEN 1
20841 /* Align the arguments to 32 bits */
20842 #define MC_CMD_PCIE_TUNE_POLL_EYE_PLOT_IN_PCIE_TUNE_RSVD_OFST 1
20843 #define MC_CMD_PCIE_TUNE_POLL_EYE_PLOT_IN_PCIE_TUNE_RSVD_LEN 3
20844
20845 /* MC_CMD_PCIE_TUNE_POLL_EYE_PLOT_OUT msgresponse */
20846 #define MC_CMD_PCIE_TUNE_POLL_EYE_PLOT_OUT_LENMIN 0
20847 #define MC_CMD_PCIE_TUNE_POLL_EYE_PLOT_OUT_LENMAX 252
20848 #define MC_CMD_PCIE_TUNE_POLL_EYE_PLOT_OUT_LENMAX_MCDI2 1020
20849 #define MC_CMD_PCIE_TUNE_POLL_EYE_PLOT_OUT_LEN(num) (0+2*(num))
20850 #define MC_CMD_PCIE_TUNE_POLL_EYE_PLOT_OUT_SAMPLES_NUM(len) (((len)-0)/2)
20851 #define MC_CMD_PCIE_TUNE_POLL_EYE_PLOT_OUT_SAMPLES_OFST 0
20852 #define MC_CMD_PCIE_TUNE_POLL_EYE_PLOT_OUT_SAMPLES_LEN 2
20853 #define MC_CMD_PCIE_TUNE_POLL_EYE_PLOT_OUT_SAMPLES_MINNUM 0
20854 #define MC_CMD_PCIE_TUNE_POLL_EYE_PLOT_OUT_SAMPLES_MAXNUM 126
20855 #define MC_CMD_PCIE_TUNE_POLL_EYE_PLOT_OUT_SAMPLES_MAXNUM_MCDI2 510
20856
20857 /* MC_CMD_PCIE_TUNE_BIST_SQUARE_WAVE_IN msgrequest */
20858 #define MC_CMD_PCIE_TUNE_BIST_SQUARE_WAVE_IN_LEN 0
20859
20860 /* MC_CMD_PCIE_TUNE_BIST_SQUARE_WAVE_OUT msgrequest */
20861 #define MC_CMD_PCIE_TUNE_BIST_SQUARE_WAVE_OUT_LEN 0
20862
20863
20864 /***********************************/
20865 /* MC_CMD_LICENSING
20866  * Operations on the NVRAM_PARTITION_TYPE_LICENSE application license partition
20867  * - not used for V3 licensing
20868  */
20869 #define MC_CMD_LICENSING 0xf3
20870 #define MC_CMD_LICENSING_MSGSET 0xf3
20871 #undef  MC_CMD_0xf3_PRIVILEGE_CTG
20872
20873 #define MC_CMD_0xf3_PRIVILEGE_CTG SRIOV_CTG_GENERAL
20874
20875 /* MC_CMD_LICENSING_IN msgrequest */
20876 #define MC_CMD_LICENSING_IN_LEN 4
20877 /* identifies the type of operation requested */
20878 #define MC_CMD_LICENSING_IN_OP_OFST 0
20879 #define MC_CMD_LICENSING_IN_OP_LEN 4
20880 /* enum: re-read and apply licenses after a license key partition update; note
20881  * that this operation returns a zero-length response
20882  */
20883 #define MC_CMD_LICENSING_IN_OP_UPDATE_LICENSE 0x0
20884 /* enum: report counts of installed licenses */
20885 #define MC_CMD_LICENSING_IN_OP_GET_KEY_STATS 0x1
20886
20887 /* MC_CMD_LICENSING_OUT msgresponse */
20888 #define MC_CMD_LICENSING_OUT_LEN 28
20889 /* count of application keys which are valid */
20890 #define MC_CMD_LICENSING_OUT_VALID_APP_KEYS_OFST 0
20891 #define MC_CMD_LICENSING_OUT_VALID_APP_KEYS_LEN 4
20892 /* sum of UNVERIFIABLE_APP_KEYS + WRONG_NODE_APP_KEYS (for compatibility with
20893  * MC_CMD_FC_OP_LICENSE)
20894  */
20895 #define MC_CMD_LICENSING_OUT_INVALID_APP_KEYS_OFST 4
20896 #define MC_CMD_LICENSING_OUT_INVALID_APP_KEYS_LEN 4
20897 /* count of application keys which are invalid due to being blacklisted */
20898 #define MC_CMD_LICENSING_OUT_BLACKLISTED_APP_KEYS_OFST 8
20899 #define MC_CMD_LICENSING_OUT_BLACKLISTED_APP_KEYS_LEN 4
20900 /* count of application keys which are invalid due to being unverifiable */
20901 #define MC_CMD_LICENSING_OUT_UNVERIFIABLE_APP_KEYS_OFST 12
20902 #define MC_CMD_LICENSING_OUT_UNVERIFIABLE_APP_KEYS_LEN 4
20903 /* count of application keys which are invalid due to being for the wrong node
20904  */
20905 #define MC_CMD_LICENSING_OUT_WRONG_NODE_APP_KEYS_OFST 16
20906 #define MC_CMD_LICENSING_OUT_WRONG_NODE_APP_KEYS_LEN 4
20907 /* licensing state (for diagnostics; the exact meaning of the bits in this
20908  * field are private to the firmware)
20909  */
20910 #define MC_CMD_LICENSING_OUT_LICENSING_STATE_OFST 20
20911 #define MC_CMD_LICENSING_OUT_LICENSING_STATE_LEN 4
20912 /* licensing subsystem self-test report (for manftest) */
20913 #define MC_CMD_LICENSING_OUT_LICENSING_SELF_TEST_OFST 24
20914 #define MC_CMD_LICENSING_OUT_LICENSING_SELF_TEST_LEN 4
20915 /* enum: licensing subsystem self-test failed */
20916 #define MC_CMD_LICENSING_OUT_SELF_TEST_FAIL 0x0
20917 /* enum: licensing subsystem self-test passed */
20918 #define MC_CMD_LICENSING_OUT_SELF_TEST_PASS 0x1
20919
20920
20921 /***********************************/
20922 /* MC_CMD_LICENSING_V3
20923  * Operations on the NVRAM_PARTITION_TYPE_LICENSE application license partition
20924  * - V3 licensing (Medford)
20925  */
20926 #define MC_CMD_LICENSING_V3 0xd0
20927 #define MC_CMD_LICENSING_V3_MSGSET 0xd0
20928 #undef  MC_CMD_0xd0_PRIVILEGE_CTG
20929
20930 #define MC_CMD_0xd0_PRIVILEGE_CTG SRIOV_CTG_GENERAL
20931
20932 /* MC_CMD_LICENSING_V3_IN msgrequest */
20933 #define MC_CMD_LICENSING_V3_IN_LEN 4
20934 /* identifies the type of operation requested */
20935 #define MC_CMD_LICENSING_V3_IN_OP_OFST 0
20936 #define MC_CMD_LICENSING_V3_IN_OP_LEN 4
20937 /* enum: re-read and apply licenses after a license key partition update; note
20938  * that this operation returns a zero-length response
20939  */
20940 #define MC_CMD_LICENSING_V3_IN_OP_UPDATE_LICENSE 0x0
20941 /* enum: report counts of installed licenses Returns EAGAIN if license
20942  * processing (updating) has been started but not yet completed.
20943  */
20944 #define MC_CMD_LICENSING_V3_IN_OP_REPORT_LICENSE 0x1
20945
20946 /* MC_CMD_LICENSING_V3_OUT msgresponse */
20947 #define MC_CMD_LICENSING_V3_OUT_LEN 88
20948 /* count of keys which are valid */
20949 #define MC_CMD_LICENSING_V3_OUT_VALID_KEYS_OFST 0
20950 #define MC_CMD_LICENSING_V3_OUT_VALID_KEYS_LEN 4
20951 /* sum of UNVERIFIABLE_KEYS + WRONG_NODE_KEYS (for compatibility with
20952  * MC_CMD_FC_OP_LICENSE)
20953  */
20954 #define MC_CMD_LICENSING_V3_OUT_INVALID_KEYS_OFST 4
20955 #define MC_CMD_LICENSING_V3_OUT_INVALID_KEYS_LEN 4
20956 /* count of keys which are invalid due to being unverifiable */
20957 #define MC_CMD_LICENSING_V3_OUT_UNVERIFIABLE_KEYS_OFST 8
20958 #define MC_CMD_LICENSING_V3_OUT_UNVERIFIABLE_KEYS_LEN 4
20959 /* count of keys which are invalid due to being for the wrong node */
20960 #define MC_CMD_LICENSING_V3_OUT_WRONG_NODE_KEYS_OFST 12
20961 #define MC_CMD_LICENSING_V3_OUT_WRONG_NODE_KEYS_LEN 4
20962 /* licensing state (for diagnostics; the exact meaning of the bits in this
20963  * field are private to the firmware)
20964  */
20965 #define MC_CMD_LICENSING_V3_OUT_LICENSING_STATE_OFST 16
20966 #define MC_CMD_LICENSING_V3_OUT_LICENSING_STATE_LEN 4
20967 /* licensing subsystem self-test report (for manftest) */
20968 #define MC_CMD_LICENSING_V3_OUT_LICENSING_SELF_TEST_OFST 20
20969 #define MC_CMD_LICENSING_V3_OUT_LICENSING_SELF_TEST_LEN 4
20970 /* enum: licensing subsystem self-test failed */
20971 #define MC_CMD_LICENSING_V3_OUT_SELF_TEST_FAIL 0x0
20972 /* enum: licensing subsystem self-test passed */
20973 #define MC_CMD_LICENSING_V3_OUT_SELF_TEST_PASS 0x1
20974 /* bitmask of licensed applications */
20975 #define MC_CMD_LICENSING_V3_OUT_LICENSED_APPS_OFST 24
20976 #define MC_CMD_LICENSING_V3_OUT_LICENSED_APPS_LEN 8
20977 #define MC_CMD_LICENSING_V3_OUT_LICENSED_APPS_LO_OFST 24
20978 #define MC_CMD_LICENSING_V3_OUT_LICENSED_APPS_LO_LEN 4
20979 #define MC_CMD_LICENSING_V3_OUT_LICENSED_APPS_LO_LBN 192
20980 #define MC_CMD_LICENSING_V3_OUT_LICENSED_APPS_LO_WIDTH 32
20981 #define MC_CMD_LICENSING_V3_OUT_LICENSED_APPS_HI_OFST 28
20982 #define MC_CMD_LICENSING_V3_OUT_LICENSED_APPS_HI_LEN 4
20983 #define MC_CMD_LICENSING_V3_OUT_LICENSED_APPS_HI_LBN 224
20984 #define MC_CMD_LICENSING_V3_OUT_LICENSED_APPS_HI_WIDTH 32
20985 /* reserved for future use */
20986 #define MC_CMD_LICENSING_V3_OUT_RESERVED_0_OFST 32
20987 #define MC_CMD_LICENSING_V3_OUT_RESERVED_0_LEN 24
20988 /* bitmask of licensed features */
20989 #define MC_CMD_LICENSING_V3_OUT_LICENSED_FEATURES_OFST 56
20990 #define MC_CMD_LICENSING_V3_OUT_LICENSED_FEATURES_LEN 8
20991 #define MC_CMD_LICENSING_V3_OUT_LICENSED_FEATURES_LO_OFST 56
20992 #define MC_CMD_LICENSING_V3_OUT_LICENSED_FEATURES_LO_LEN 4
20993 #define MC_CMD_LICENSING_V3_OUT_LICENSED_FEATURES_LO_LBN 448
20994 #define MC_CMD_LICENSING_V3_OUT_LICENSED_FEATURES_LO_WIDTH 32
20995 #define MC_CMD_LICENSING_V3_OUT_LICENSED_FEATURES_HI_OFST 60
20996 #define MC_CMD_LICENSING_V3_OUT_LICENSED_FEATURES_HI_LEN 4
20997 #define MC_CMD_LICENSING_V3_OUT_LICENSED_FEATURES_HI_LBN 480
20998 #define MC_CMD_LICENSING_V3_OUT_LICENSED_FEATURES_HI_WIDTH 32
20999 /* reserved for future use */
21000 #define MC_CMD_LICENSING_V3_OUT_RESERVED_1_OFST 64
21001 #define MC_CMD_LICENSING_V3_OUT_RESERVED_1_LEN 24
21002
21003
21004 /***********************************/
21005 /* MC_CMD_LICENSING_GET_ID_V3
21006  * Get ID and type from the NVRAM_PARTITION_TYPE_LICENSE application license
21007  * partition - V3 licensing (Medford)
21008  */
21009 #define MC_CMD_LICENSING_GET_ID_V3 0xd1
21010 #define MC_CMD_LICENSING_GET_ID_V3_MSGSET 0xd1
21011 #undef  MC_CMD_0xd1_PRIVILEGE_CTG
21012
21013 #define MC_CMD_0xd1_PRIVILEGE_CTG SRIOV_CTG_GENERAL
21014
21015 /* MC_CMD_LICENSING_GET_ID_V3_IN msgrequest */
21016 #define MC_CMD_LICENSING_GET_ID_V3_IN_LEN 0
21017
21018 /* MC_CMD_LICENSING_GET_ID_V3_OUT msgresponse */
21019 #define MC_CMD_LICENSING_GET_ID_V3_OUT_LENMIN 8
21020 #define MC_CMD_LICENSING_GET_ID_V3_OUT_LENMAX 252
21021 #define MC_CMD_LICENSING_GET_ID_V3_OUT_LENMAX_MCDI2 1020
21022 #define MC_CMD_LICENSING_GET_ID_V3_OUT_LEN(num) (8+1*(num))
21023 #define MC_CMD_LICENSING_GET_ID_V3_OUT_LICENSE_ID_NUM(len) (((len)-8)/1)
21024 /* type of license (eg 3) */
21025 #define MC_CMD_LICENSING_GET_ID_V3_OUT_LICENSE_TYPE_OFST 0
21026 #define MC_CMD_LICENSING_GET_ID_V3_OUT_LICENSE_TYPE_LEN 4
21027 /* length of the license ID (in bytes) */
21028 #define MC_CMD_LICENSING_GET_ID_V3_OUT_LICENSE_ID_LENGTH_OFST 4
21029 #define MC_CMD_LICENSING_GET_ID_V3_OUT_LICENSE_ID_LENGTH_LEN 4
21030 /* the unique license ID of the adapter */
21031 #define MC_CMD_LICENSING_GET_ID_V3_OUT_LICENSE_ID_OFST 8
21032 #define MC_CMD_LICENSING_GET_ID_V3_OUT_LICENSE_ID_LEN 1
21033 #define MC_CMD_LICENSING_GET_ID_V3_OUT_LICENSE_ID_MINNUM 0
21034 #define MC_CMD_LICENSING_GET_ID_V3_OUT_LICENSE_ID_MAXNUM 244
21035 #define MC_CMD_LICENSING_GET_ID_V3_OUT_LICENSE_ID_MAXNUM_MCDI2 1012
21036
21037
21038 /***********************************/
21039 /* MC_CMD_MC2MC_PROXY
21040  * Execute an arbitrary MCDI command on the slave MC of a dual-core device.
21041  * This will fail on a single-core system.
21042  */
21043 #define MC_CMD_MC2MC_PROXY 0xf4
21044 #define MC_CMD_MC2MC_PROXY_MSGSET 0xf4
21045 #undef  MC_CMD_0xf4_PRIVILEGE_CTG
21046
21047 #define MC_CMD_0xf4_PRIVILEGE_CTG SRIOV_CTG_GENERAL
21048
21049 /* MC_CMD_MC2MC_PROXY_IN msgrequest */
21050 #define MC_CMD_MC2MC_PROXY_IN_LEN 0
21051
21052 /* MC_CMD_MC2MC_PROXY_OUT msgresponse */
21053 #define MC_CMD_MC2MC_PROXY_OUT_LEN 0
21054
21055
21056 /***********************************/
21057 /* MC_CMD_GET_LICENSED_APP_STATE
21058  * Query the state of an individual licensed application. (Note that the actual
21059  * state may be invalidated by the MC_CMD_LICENSING OP_UPDATE_LICENSE operation
21060  * or a reboot of the MC.) Not used for V3 licensing
21061  */
21062 #define MC_CMD_GET_LICENSED_APP_STATE 0xf5
21063 #define MC_CMD_GET_LICENSED_APP_STATE_MSGSET 0xf5
21064 #undef  MC_CMD_0xf5_PRIVILEGE_CTG
21065
21066 #define MC_CMD_0xf5_PRIVILEGE_CTG SRIOV_CTG_GENERAL
21067
21068 /* MC_CMD_GET_LICENSED_APP_STATE_IN msgrequest */
21069 #define MC_CMD_GET_LICENSED_APP_STATE_IN_LEN 4
21070 /* application ID to query (LICENSED_APP_ID_xxx) */
21071 #define MC_CMD_GET_LICENSED_APP_STATE_IN_APP_ID_OFST 0
21072 #define MC_CMD_GET_LICENSED_APP_STATE_IN_APP_ID_LEN 4
21073
21074 /* MC_CMD_GET_LICENSED_APP_STATE_OUT msgresponse */
21075 #define MC_CMD_GET_LICENSED_APP_STATE_OUT_LEN 4
21076 /* state of this application */
21077 #define MC_CMD_GET_LICENSED_APP_STATE_OUT_STATE_OFST 0
21078 #define MC_CMD_GET_LICENSED_APP_STATE_OUT_STATE_LEN 4
21079 /* enum: no (or invalid) license is present for the application */
21080 #define MC_CMD_GET_LICENSED_APP_STATE_OUT_NOT_LICENSED 0x0
21081 /* enum: a valid license is present for the application */
21082 #define MC_CMD_GET_LICENSED_APP_STATE_OUT_LICENSED 0x1
21083
21084
21085 /***********************************/
21086 /* MC_CMD_GET_LICENSED_V3_APP_STATE
21087  * Query the state of an individual licensed application. (Note that the actual
21088  * state may be invalidated by the MC_CMD_LICENSING_V3 OP_UPDATE_LICENSE
21089  * operation or a reboot of the MC.) Used for V3 licensing (Medford)
21090  */
21091 #define MC_CMD_GET_LICENSED_V3_APP_STATE 0xd2
21092 #define MC_CMD_GET_LICENSED_V3_APP_STATE_MSGSET 0xd2
21093 #undef  MC_CMD_0xd2_PRIVILEGE_CTG
21094
21095 #define MC_CMD_0xd2_PRIVILEGE_CTG SRIOV_CTG_GENERAL
21096
21097 /* MC_CMD_GET_LICENSED_V3_APP_STATE_IN msgrequest */
21098 #define MC_CMD_GET_LICENSED_V3_APP_STATE_IN_LEN 8
21099 /* application ID to query (LICENSED_V3_APPS_xxx) expressed as a single bit
21100  * mask
21101  */
21102 #define MC_CMD_GET_LICENSED_V3_APP_STATE_IN_APP_ID_OFST 0
21103 #define MC_CMD_GET_LICENSED_V3_APP_STATE_IN_APP_ID_LEN 8
21104 #define MC_CMD_GET_LICENSED_V3_APP_STATE_IN_APP_ID_LO_OFST 0
21105 #define MC_CMD_GET_LICENSED_V3_APP_STATE_IN_APP_ID_LO_LEN 4
21106 #define MC_CMD_GET_LICENSED_V3_APP_STATE_IN_APP_ID_LO_LBN 0
21107 #define MC_CMD_GET_LICENSED_V3_APP_STATE_IN_APP_ID_LO_WIDTH 32
21108 #define MC_CMD_GET_LICENSED_V3_APP_STATE_IN_APP_ID_HI_OFST 4
21109 #define MC_CMD_GET_LICENSED_V3_APP_STATE_IN_APP_ID_HI_LEN 4
21110 #define MC_CMD_GET_LICENSED_V3_APP_STATE_IN_APP_ID_HI_LBN 32
21111 #define MC_CMD_GET_LICENSED_V3_APP_STATE_IN_APP_ID_HI_WIDTH 32
21112
21113 /* MC_CMD_GET_LICENSED_V3_APP_STATE_OUT msgresponse */
21114 #define MC_CMD_GET_LICENSED_V3_APP_STATE_OUT_LEN 4
21115 /* state of this application */
21116 #define MC_CMD_GET_LICENSED_V3_APP_STATE_OUT_STATE_OFST 0
21117 #define MC_CMD_GET_LICENSED_V3_APP_STATE_OUT_STATE_LEN 4
21118 /* enum: no (or invalid) license is present for the application */
21119 #define MC_CMD_GET_LICENSED_V3_APP_STATE_OUT_NOT_LICENSED 0x0
21120 /* enum: a valid license is present for the application */
21121 #define MC_CMD_GET_LICENSED_V3_APP_STATE_OUT_LICENSED 0x1
21122
21123
21124 /***********************************/
21125 /* MC_CMD_GET_LICENSED_V3_FEATURE_STATES
21126  * Query the state of an one or more licensed features. (Note that the actual
21127  * state may be invalidated by the MC_CMD_LICENSING_V3 OP_UPDATE_LICENSE
21128  * operation or a reboot of the MC.) Used for V3 licensing (Medford)
21129  */
21130 #define MC_CMD_GET_LICENSED_V3_FEATURE_STATES 0xd3
21131 #define MC_CMD_GET_LICENSED_V3_FEATURE_STATES_MSGSET 0xd3
21132 #undef  MC_CMD_0xd3_PRIVILEGE_CTG
21133
21134 #define MC_CMD_0xd3_PRIVILEGE_CTG SRIOV_CTG_GENERAL
21135
21136 /* MC_CMD_GET_LICENSED_V3_FEATURE_STATES_IN msgrequest */
21137 #define MC_CMD_GET_LICENSED_V3_FEATURE_STATES_IN_LEN 8
21138 /* features to query (LICENSED_V3_FEATURES_xxx) expressed as a mask with one or
21139  * more bits set
21140  */
21141 #define MC_CMD_GET_LICENSED_V3_FEATURE_STATES_IN_FEATURES_OFST 0
21142 #define MC_CMD_GET_LICENSED_V3_FEATURE_STATES_IN_FEATURES_LEN 8
21143 #define MC_CMD_GET_LICENSED_V3_FEATURE_STATES_IN_FEATURES_LO_OFST 0
21144 #define MC_CMD_GET_LICENSED_V3_FEATURE_STATES_IN_FEATURES_LO_LEN 4
21145 #define MC_CMD_GET_LICENSED_V3_FEATURE_STATES_IN_FEATURES_LO_LBN 0
21146 #define MC_CMD_GET_LICENSED_V3_FEATURE_STATES_IN_FEATURES_LO_WIDTH 32
21147 #define MC_CMD_GET_LICENSED_V3_FEATURE_STATES_IN_FEATURES_HI_OFST 4
21148 #define MC_CMD_GET_LICENSED_V3_FEATURE_STATES_IN_FEATURES_HI_LEN 4
21149 #define MC_CMD_GET_LICENSED_V3_FEATURE_STATES_IN_FEATURES_HI_LBN 32
21150 #define MC_CMD_GET_LICENSED_V3_FEATURE_STATES_IN_FEATURES_HI_WIDTH 32
21151
21152 /* MC_CMD_GET_LICENSED_V3_FEATURE_STATES_OUT msgresponse */
21153 #define MC_CMD_GET_LICENSED_V3_FEATURE_STATES_OUT_LEN 8
21154 /* states of these features - bit set for licensed, clear for not licensed */
21155 #define MC_CMD_GET_LICENSED_V3_FEATURE_STATES_OUT_STATES_OFST 0
21156 #define MC_CMD_GET_LICENSED_V3_FEATURE_STATES_OUT_STATES_LEN 8
21157 #define MC_CMD_GET_LICENSED_V3_FEATURE_STATES_OUT_STATES_LO_OFST 0
21158 #define MC_CMD_GET_LICENSED_V3_FEATURE_STATES_OUT_STATES_LO_LEN 4
21159 #define MC_CMD_GET_LICENSED_V3_FEATURE_STATES_OUT_STATES_LO_LBN 0
21160 #define MC_CMD_GET_LICENSED_V3_FEATURE_STATES_OUT_STATES_LO_WIDTH 32
21161 #define MC_CMD_GET_LICENSED_V3_FEATURE_STATES_OUT_STATES_HI_OFST 4
21162 #define MC_CMD_GET_LICENSED_V3_FEATURE_STATES_OUT_STATES_HI_LEN 4
21163 #define MC_CMD_GET_LICENSED_V3_FEATURE_STATES_OUT_STATES_HI_LBN 32
21164 #define MC_CMD_GET_LICENSED_V3_FEATURE_STATES_OUT_STATES_HI_WIDTH 32
21165
21166
21167 /***********************************/
21168 /* MC_CMD_LICENSED_APP_OP
21169  * Perform an action for an individual licensed application - not used for V3
21170  * licensing.
21171  */
21172 #define MC_CMD_LICENSED_APP_OP 0xf6
21173 #define MC_CMD_LICENSED_APP_OP_MSGSET 0xf6
21174 #undef  MC_CMD_0xf6_PRIVILEGE_CTG
21175
21176 #define MC_CMD_0xf6_PRIVILEGE_CTG SRIOV_CTG_GENERAL
21177
21178 /* MC_CMD_LICENSED_APP_OP_IN msgrequest */
21179 #define MC_CMD_LICENSED_APP_OP_IN_LENMIN 8
21180 #define MC_CMD_LICENSED_APP_OP_IN_LENMAX 252
21181 #define MC_CMD_LICENSED_APP_OP_IN_LENMAX_MCDI2 1020
21182 #define MC_CMD_LICENSED_APP_OP_IN_LEN(num) (8+4*(num))
21183 #define MC_CMD_LICENSED_APP_OP_IN_ARGS_NUM(len) (((len)-8)/4)
21184 /* application ID */
21185 #define MC_CMD_LICENSED_APP_OP_IN_APP_ID_OFST 0
21186 #define MC_CMD_LICENSED_APP_OP_IN_APP_ID_LEN 4
21187 /* the type of operation requested */
21188 #define MC_CMD_LICENSED_APP_OP_IN_OP_OFST 4
21189 #define MC_CMD_LICENSED_APP_OP_IN_OP_LEN 4
21190 /* enum: validate application */
21191 #define MC_CMD_LICENSED_APP_OP_IN_OP_VALIDATE 0x0
21192 /* enum: mask application */
21193 #define MC_CMD_LICENSED_APP_OP_IN_OP_MASK 0x1
21194 /* arguments specific to this particular operation */
21195 #define MC_CMD_LICENSED_APP_OP_IN_ARGS_OFST 8
21196 #define MC_CMD_LICENSED_APP_OP_IN_ARGS_LEN 4
21197 #define MC_CMD_LICENSED_APP_OP_IN_ARGS_MINNUM 0
21198 #define MC_CMD_LICENSED_APP_OP_IN_ARGS_MAXNUM 61
21199 #define MC_CMD_LICENSED_APP_OP_IN_ARGS_MAXNUM_MCDI2 253
21200
21201 /* MC_CMD_LICENSED_APP_OP_OUT msgresponse */
21202 #define MC_CMD_LICENSED_APP_OP_OUT_LENMIN 0
21203 #define MC_CMD_LICENSED_APP_OP_OUT_LENMAX 252
21204 #define MC_CMD_LICENSED_APP_OP_OUT_LENMAX_MCDI2 1020
21205 #define MC_CMD_LICENSED_APP_OP_OUT_LEN(num) (0+4*(num))
21206 #define MC_CMD_LICENSED_APP_OP_OUT_RESULT_NUM(len) (((len)-0)/4)
21207 /* result specific to this particular operation */
21208 #define MC_CMD_LICENSED_APP_OP_OUT_RESULT_OFST 0
21209 #define MC_CMD_LICENSED_APP_OP_OUT_RESULT_LEN 4
21210 #define MC_CMD_LICENSED_APP_OP_OUT_RESULT_MINNUM 0
21211 #define MC_CMD_LICENSED_APP_OP_OUT_RESULT_MAXNUM 63
21212 #define MC_CMD_LICENSED_APP_OP_OUT_RESULT_MAXNUM_MCDI2 255
21213
21214 /* MC_CMD_LICENSED_APP_OP_VALIDATE_IN msgrequest */
21215 #define MC_CMD_LICENSED_APP_OP_VALIDATE_IN_LEN 72
21216 /* application ID */
21217 #define MC_CMD_LICENSED_APP_OP_VALIDATE_IN_APP_ID_OFST 0
21218 #define MC_CMD_LICENSED_APP_OP_VALIDATE_IN_APP_ID_LEN 4
21219 /* the type of operation requested */
21220 #define MC_CMD_LICENSED_APP_OP_VALIDATE_IN_OP_OFST 4
21221 #define MC_CMD_LICENSED_APP_OP_VALIDATE_IN_OP_LEN 4
21222 /* validation challenge */
21223 #define MC_CMD_LICENSED_APP_OP_VALIDATE_IN_CHALLENGE_OFST 8
21224 #define MC_CMD_LICENSED_APP_OP_VALIDATE_IN_CHALLENGE_LEN 64
21225
21226 /* MC_CMD_LICENSED_APP_OP_VALIDATE_OUT msgresponse */
21227 #define MC_CMD_LICENSED_APP_OP_VALIDATE_OUT_LEN 68
21228 /* feature expiry (time_t) */
21229 #define MC_CMD_LICENSED_APP_OP_VALIDATE_OUT_EXPIRY_OFST 0
21230 #define MC_CMD_LICENSED_APP_OP_VALIDATE_OUT_EXPIRY_LEN 4
21231 /* validation response */
21232 #define MC_CMD_LICENSED_APP_OP_VALIDATE_OUT_RESPONSE_OFST 4
21233 #define MC_CMD_LICENSED_APP_OP_VALIDATE_OUT_RESPONSE_LEN 64
21234
21235 /* MC_CMD_LICENSED_APP_OP_MASK_IN msgrequest */
21236 #define MC_CMD_LICENSED_APP_OP_MASK_IN_LEN 12
21237 /* application ID */
21238 #define MC_CMD_LICENSED_APP_OP_MASK_IN_APP_ID_OFST 0
21239 #define MC_CMD_LICENSED_APP_OP_MASK_IN_APP_ID_LEN 4
21240 /* the type of operation requested */
21241 #define MC_CMD_LICENSED_APP_OP_MASK_IN_OP_OFST 4
21242 #define MC_CMD_LICENSED_APP_OP_MASK_IN_OP_LEN 4
21243 /* flag */
21244 #define MC_CMD_LICENSED_APP_OP_MASK_IN_FLAG_OFST 8
21245 #define MC_CMD_LICENSED_APP_OP_MASK_IN_FLAG_LEN 4
21246
21247 /* MC_CMD_LICENSED_APP_OP_MASK_OUT msgresponse */
21248 #define MC_CMD_LICENSED_APP_OP_MASK_OUT_LEN 0
21249
21250
21251 /***********************************/
21252 /* MC_CMD_LICENSED_V3_VALIDATE_APP
21253  * Perform validation for an individual licensed application - V3 licensing
21254  * (Medford)
21255  */
21256 #define MC_CMD_LICENSED_V3_VALIDATE_APP 0xd4
21257 #define MC_CMD_LICENSED_V3_VALIDATE_APP_MSGSET 0xd4
21258 #undef  MC_CMD_0xd4_PRIVILEGE_CTG
21259
21260 #define MC_CMD_0xd4_PRIVILEGE_CTG SRIOV_CTG_GENERAL
21261
21262 /* MC_CMD_LICENSED_V3_VALIDATE_APP_IN msgrequest */
21263 #define MC_CMD_LICENSED_V3_VALIDATE_APP_IN_LEN 56
21264 /* challenge for validation (384 bits) */
21265 #define MC_CMD_LICENSED_V3_VALIDATE_APP_IN_CHALLENGE_OFST 0
21266 #define MC_CMD_LICENSED_V3_VALIDATE_APP_IN_CHALLENGE_LEN 48
21267 /* application ID expressed as a single bit mask */
21268 #define MC_CMD_LICENSED_V3_VALIDATE_APP_IN_APP_ID_OFST 48
21269 #define MC_CMD_LICENSED_V3_VALIDATE_APP_IN_APP_ID_LEN 8
21270 #define MC_CMD_LICENSED_V3_VALIDATE_APP_IN_APP_ID_LO_OFST 48
21271 #define MC_CMD_LICENSED_V3_VALIDATE_APP_IN_APP_ID_LO_LEN 4
21272 #define MC_CMD_LICENSED_V3_VALIDATE_APP_IN_APP_ID_LO_LBN 384
21273 #define MC_CMD_LICENSED_V3_VALIDATE_APP_IN_APP_ID_LO_WIDTH 32
21274 #define MC_CMD_LICENSED_V3_VALIDATE_APP_IN_APP_ID_HI_OFST 52
21275 #define MC_CMD_LICENSED_V3_VALIDATE_APP_IN_APP_ID_HI_LEN 4
21276 #define MC_CMD_LICENSED_V3_VALIDATE_APP_IN_APP_ID_HI_LBN 416
21277 #define MC_CMD_LICENSED_V3_VALIDATE_APP_IN_APP_ID_HI_WIDTH 32
21278
21279 /* MC_CMD_LICENSED_V3_VALIDATE_APP_OUT msgresponse */
21280 #define MC_CMD_LICENSED_V3_VALIDATE_APP_OUT_LEN 116
21281 /* validation response to challenge in the form of ECDSA signature consisting
21282  * of two 384-bit integers, r and s, in big-endian order. The signature signs a
21283  * SHA-384 digest of a message constructed from the concatenation of the input
21284  * message and the remaining fields of this output message, e.g. challenge[48
21285  * bytes] ... expiry_time[4 bytes] ...
21286  */
21287 #define MC_CMD_LICENSED_V3_VALIDATE_APP_OUT_RESPONSE_OFST 0
21288 #define MC_CMD_LICENSED_V3_VALIDATE_APP_OUT_RESPONSE_LEN 96
21289 /* application expiry time */
21290 #define MC_CMD_LICENSED_V3_VALIDATE_APP_OUT_EXPIRY_TIME_OFST 96
21291 #define MC_CMD_LICENSED_V3_VALIDATE_APP_OUT_EXPIRY_TIME_LEN 4
21292 /* application expiry units */
21293 #define MC_CMD_LICENSED_V3_VALIDATE_APP_OUT_EXPIRY_UNITS_OFST 100
21294 #define MC_CMD_LICENSED_V3_VALIDATE_APP_OUT_EXPIRY_UNITS_LEN 4
21295 /* enum: expiry units are accounting units */
21296 #define MC_CMD_LICENSED_V3_VALIDATE_APP_OUT_EXPIRY_UNIT_ACC 0x0
21297 /* enum: expiry units are calendar days */
21298 #define MC_CMD_LICENSED_V3_VALIDATE_APP_OUT_EXPIRY_UNIT_DAYS 0x1
21299 /* base MAC address of the NIC stored in NVRAM (note that this is a constant
21300  * value for a given NIC regardless which function is calling, effectively this
21301  * is PF0 base MAC address)
21302  */
21303 #define MC_CMD_LICENSED_V3_VALIDATE_APP_OUT_BASE_MACADDR_OFST 104
21304 #define MC_CMD_LICENSED_V3_VALIDATE_APP_OUT_BASE_MACADDR_LEN 6
21305 /* MAC address of v-adaptor associated with the client. If no such v-adapator
21306  * exists, then the field is filled with 0xFF.
21307  */
21308 #define MC_CMD_LICENSED_V3_VALIDATE_APP_OUT_VADAPTOR_MACADDR_OFST 110
21309 #define MC_CMD_LICENSED_V3_VALIDATE_APP_OUT_VADAPTOR_MACADDR_LEN 6
21310
21311
21312 /***********************************/
21313 /* MC_CMD_LICENSED_V3_MASK_FEATURES
21314  * Mask features - V3 licensing (Medford)
21315  */
21316 #define MC_CMD_LICENSED_V3_MASK_FEATURES 0xd5
21317 #define MC_CMD_LICENSED_V3_MASK_FEATURES_MSGSET 0xd5
21318 #undef  MC_CMD_0xd5_PRIVILEGE_CTG
21319
21320 #define MC_CMD_0xd5_PRIVILEGE_CTG SRIOV_CTG_ADMIN
21321
21322 /* MC_CMD_LICENSED_V3_MASK_FEATURES_IN msgrequest */
21323 #define MC_CMD_LICENSED_V3_MASK_FEATURES_IN_LEN 12
21324 /* mask to be applied to features to be changed */
21325 #define MC_CMD_LICENSED_V3_MASK_FEATURES_IN_MASK_OFST 0
21326 #define MC_CMD_LICENSED_V3_MASK_FEATURES_IN_MASK_LEN 8
21327 #define MC_CMD_LICENSED_V3_MASK_FEATURES_IN_MASK_LO_OFST 0
21328 #define MC_CMD_LICENSED_V3_MASK_FEATURES_IN_MASK_LO_LEN 4
21329 #define MC_CMD_LICENSED_V3_MASK_FEATURES_IN_MASK_LO_LBN 0
21330 #define MC_CMD_LICENSED_V3_MASK_FEATURES_IN_MASK_LO_WIDTH 32
21331 #define MC_CMD_LICENSED_V3_MASK_FEATURES_IN_MASK_HI_OFST 4
21332 #define MC_CMD_LICENSED_V3_MASK_FEATURES_IN_MASK_HI_LEN 4
21333 #define MC_CMD_LICENSED_V3_MASK_FEATURES_IN_MASK_HI_LBN 32
21334 #define MC_CMD_LICENSED_V3_MASK_FEATURES_IN_MASK_HI_WIDTH 32
21335 /* whether to turn on or turn off the masked features */
21336 #define MC_CMD_LICENSED_V3_MASK_FEATURES_IN_FLAG_OFST 8
21337 #define MC_CMD_LICENSED_V3_MASK_FEATURES_IN_FLAG_LEN 4
21338 /* enum: turn the features off */
21339 #define MC_CMD_LICENSED_V3_MASK_FEATURES_IN_OFF 0x0
21340 /* enum: turn the features back on */
21341 #define MC_CMD_LICENSED_V3_MASK_FEATURES_IN_ON 0x1
21342
21343 /* MC_CMD_LICENSED_V3_MASK_FEATURES_OUT msgresponse */
21344 #define MC_CMD_LICENSED_V3_MASK_FEATURES_OUT_LEN 0
21345
21346
21347 /***********************************/
21348 /* MC_CMD_LICENSING_V3_TEMPORARY
21349  * Perform operations to support installation of a single temporary license in
21350  * the adapter, in addition to those found in the licensing partition. See
21351  * SF-116124-SW for an overview of how this could be used. The license is
21352  * stored in MC persistent data and so will survive a MC reboot, but will be
21353  * erased when the adapter is power cycled
21354  */
21355 #define MC_CMD_LICENSING_V3_TEMPORARY 0xd6
21356 #define MC_CMD_LICENSING_V3_TEMPORARY_MSGSET 0xd6
21357 #undef  MC_CMD_0xd6_PRIVILEGE_CTG
21358
21359 #define MC_CMD_0xd6_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
21360
21361 /* MC_CMD_LICENSING_V3_TEMPORARY_IN msgrequest */
21362 #define MC_CMD_LICENSING_V3_TEMPORARY_IN_LEN 4
21363 /* operation code */
21364 #define MC_CMD_LICENSING_V3_TEMPORARY_IN_OP_OFST 0
21365 #define MC_CMD_LICENSING_V3_TEMPORARY_IN_OP_LEN 4
21366 /* enum: install a new license, overwriting any existing temporary license.
21367  * This is an asynchronous operation owing to the time taken to validate an
21368  * ECDSA license
21369  */
21370 #define MC_CMD_LICENSING_V3_TEMPORARY_SET 0x0
21371 /* enum: clear the license immediately rather than waiting for the next power
21372  * cycle
21373  */
21374 #define MC_CMD_LICENSING_V3_TEMPORARY_CLEAR 0x1
21375 /* enum: get the status of the asynchronous MC_CMD_LICENSING_V3_TEMPORARY_SET
21376  * operation
21377  */
21378 #define MC_CMD_LICENSING_V3_TEMPORARY_STATUS 0x2
21379
21380 /* MC_CMD_LICENSING_V3_TEMPORARY_IN_SET msgrequest */
21381 #define MC_CMD_LICENSING_V3_TEMPORARY_IN_SET_LEN 164
21382 #define MC_CMD_LICENSING_V3_TEMPORARY_IN_SET_OP_OFST 0
21383 #define MC_CMD_LICENSING_V3_TEMPORARY_IN_SET_OP_LEN 4
21384 /* ECDSA license and signature */
21385 #define MC_CMD_LICENSING_V3_TEMPORARY_IN_SET_LICENSE_OFST 4
21386 #define MC_CMD_LICENSING_V3_TEMPORARY_IN_SET_LICENSE_LEN 160
21387
21388 /* MC_CMD_LICENSING_V3_TEMPORARY_IN_CLEAR msgrequest */
21389 #define MC_CMD_LICENSING_V3_TEMPORARY_IN_CLEAR_LEN 4
21390 #define MC_CMD_LICENSING_V3_TEMPORARY_IN_CLEAR_OP_OFST 0
21391 #define MC_CMD_LICENSING_V3_TEMPORARY_IN_CLEAR_OP_LEN 4
21392
21393 /* MC_CMD_LICENSING_V3_TEMPORARY_IN_STATUS msgrequest */
21394 #define MC_CMD_LICENSING_V3_TEMPORARY_IN_STATUS_LEN 4
21395 #define MC_CMD_LICENSING_V3_TEMPORARY_IN_STATUS_OP_OFST 0
21396 #define MC_CMD_LICENSING_V3_TEMPORARY_IN_STATUS_OP_LEN 4
21397
21398 /* MC_CMD_LICENSING_V3_TEMPORARY_OUT_STATUS msgresponse */
21399 #define MC_CMD_LICENSING_V3_TEMPORARY_OUT_STATUS_LEN 12
21400 /* status code */
21401 #define MC_CMD_LICENSING_V3_TEMPORARY_OUT_STATUS_STATUS_OFST 0
21402 #define MC_CMD_LICENSING_V3_TEMPORARY_OUT_STATUS_STATUS_LEN 4
21403 /* enum: finished validating and installing license */
21404 #define MC_CMD_LICENSING_V3_TEMPORARY_STATUS_OK 0x0
21405 /* enum: license validation and installation in progress */
21406 #define MC_CMD_LICENSING_V3_TEMPORARY_STATUS_IN_PROGRESS 0x1
21407 /* enum: licensing error. More specific error messages are not provided to
21408  * avoid exposing details of the licensing system to the client
21409  */
21410 #define MC_CMD_LICENSING_V3_TEMPORARY_STATUS_ERROR 0x2
21411 /* bitmask of licensed features */
21412 #define MC_CMD_LICENSING_V3_TEMPORARY_OUT_STATUS_LICENSED_FEATURES_OFST 4
21413 #define MC_CMD_LICENSING_V3_TEMPORARY_OUT_STATUS_LICENSED_FEATURES_LEN 8
21414 #define MC_CMD_LICENSING_V3_TEMPORARY_OUT_STATUS_LICENSED_FEATURES_LO_OFST 4
21415 #define MC_CMD_LICENSING_V3_TEMPORARY_OUT_STATUS_LICENSED_FEATURES_LO_LEN 4
21416 #define MC_CMD_LICENSING_V3_TEMPORARY_OUT_STATUS_LICENSED_FEATURES_LO_LBN 32
21417 #define MC_CMD_LICENSING_V3_TEMPORARY_OUT_STATUS_LICENSED_FEATURES_LO_WIDTH 32
21418 #define MC_CMD_LICENSING_V3_TEMPORARY_OUT_STATUS_LICENSED_FEATURES_HI_OFST 8
21419 #define MC_CMD_LICENSING_V3_TEMPORARY_OUT_STATUS_LICENSED_FEATURES_HI_LEN 4
21420 #define MC_CMD_LICENSING_V3_TEMPORARY_OUT_STATUS_LICENSED_FEATURES_HI_LBN 64
21421 #define MC_CMD_LICENSING_V3_TEMPORARY_OUT_STATUS_LICENSED_FEATURES_HI_WIDTH 32
21422
21423
21424 /***********************************/
21425 /* MC_CMD_SET_PORT_SNIFF_CONFIG
21426  * Configure RX port sniffing for the physical port associated with the calling
21427  * function. Only a privileged function may change the port sniffing
21428  * configuration. A copy of all traffic delivered to the host (non-promiscuous
21429  * mode) or all traffic arriving at the port (promiscuous mode) may be
21430  * delivered to a specific queue, or a set of queues with RSS.
21431  */
21432 #define MC_CMD_SET_PORT_SNIFF_CONFIG 0xf7
21433 #define MC_CMD_SET_PORT_SNIFF_CONFIG_MSGSET 0xf7
21434 #undef  MC_CMD_0xf7_PRIVILEGE_CTG
21435
21436 #define MC_CMD_0xf7_PRIVILEGE_CTG SRIOV_CTG_ADMIN
21437
21438 /* MC_CMD_SET_PORT_SNIFF_CONFIG_IN msgrequest */
21439 #define MC_CMD_SET_PORT_SNIFF_CONFIG_IN_LEN 16
21440 /* configuration flags */
21441 #define MC_CMD_SET_PORT_SNIFF_CONFIG_IN_FLAGS_OFST 0
21442 #define MC_CMD_SET_PORT_SNIFF_CONFIG_IN_FLAGS_LEN 4
21443 #define MC_CMD_SET_PORT_SNIFF_CONFIG_IN_ENABLE_OFST 0
21444 #define MC_CMD_SET_PORT_SNIFF_CONFIG_IN_ENABLE_LBN 0
21445 #define MC_CMD_SET_PORT_SNIFF_CONFIG_IN_ENABLE_WIDTH 1
21446 #define MC_CMD_SET_PORT_SNIFF_CONFIG_IN_PROMISCUOUS_OFST 0
21447 #define MC_CMD_SET_PORT_SNIFF_CONFIG_IN_PROMISCUOUS_LBN 1
21448 #define MC_CMD_SET_PORT_SNIFF_CONFIG_IN_PROMISCUOUS_WIDTH 1
21449 /* receive queue handle (for RSS mode, this is the base queue) */
21450 #define MC_CMD_SET_PORT_SNIFF_CONFIG_IN_RX_QUEUE_OFST 4
21451 #define MC_CMD_SET_PORT_SNIFF_CONFIG_IN_RX_QUEUE_LEN 4
21452 /* receive mode */
21453 #define MC_CMD_SET_PORT_SNIFF_CONFIG_IN_RX_MODE_OFST 8
21454 #define MC_CMD_SET_PORT_SNIFF_CONFIG_IN_RX_MODE_LEN 4
21455 /* enum: receive to just the specified queue */
21456 #define MC_CMD_SET_PORT_SNIFF_CONFIG_IN_RX_MODE_SIMPLE 0x0
21457 /* enum: receive to multiple queues using RSS context */
21458 #define MC_CMD_SET_PORT_SNIFF_CONFIG_IN_RX_MODE_RSS 0x1
21459 /* RSS context (for RX_MODE_RSS) as returned by MC_CMD_RSS_CONTEXT_ALLOC. Note
21460  * that these handles should be considered opaque to the host, although a value
21461  * of 0xFFFFFFFF is guaranteed never to be a valid handle.
21462  */
21463 #define MC_CMD_SET_PORT_SNIFF_CONFIG_IN_RX_CONTEXT_OFST 12
21464 #define MC_CMD_SET_PORT_SNIFF_CONFIG_IN_RX_CONTEXT_LEN 4
21465
21466 /* MC_CMD_SET_PORT_SNIFF_CONFIG_OUT msgresponse */
21467 #define MC_CMD_SET_PORT_SNIFF_CONFIG_OUT_LEN 0
21468
21469
21470 /***********************************/
21471 /* MC_CMD_GET_PORT_SNIFF_CONFIG
21472  * Obtain the current RX port sniffing configuration for the physical port
21473  * associated with the calling function. Only a privileged function may read
21474  * the configuration.
21475  */
21476 #define MC_CMD_GET_PORT_SNIFF_CONFIG 0xf8
21477 #define MC_CMD_GET_PORT_SNIFF_CONFIG_MSGSET 0xf8
21478 #undef  MC_CMD_0xf8_PRIVILEGE_CTG
21479
21480 #define MC_CMD_0xf8_PRIVILEGE_CTG SRIOV_CTG_GENERAL
21481
21482 /* MC_CMD_GET_PORT_SNIFF_CONFIG_IN msgrequest */
21483 #define MC_CMD_GET_PORT_SNIFF_CONFIG_IN_LEN 0
21484
21485 /* MC_CMD_GET_PORT_SNIFF_CONFIG_OUT msgresponse */
21486 #define MC_CMD_GET_PORT_SNIFF_CONFIG_OUT_LEN 16
21487 /* configuration flags */
21488 #define MC_CMD_GET_PORT_SNIFF_CONFIG_OUT_FLAGS_OFST 0
21489 #define MC_CMD_GET_PORT_SNIFF_CONFIG_OUT_FLAGS_LEN 4
21490 #define MC_CMD_GET_PORT_SNIFF_CONFIG_OUT_ENABLE_OFST 0
21491 #define MC_CMD_GET_PORT_SNIFF_CONFIG_OUT_ENABLE_LBN 0
21492 #define MC_CMD_GET_PORT_SNIFF_CONFIG_OUT_ENABLE_WIDTH 1
21493 #define MC_CMD_GET_PORT_SNIFF_CONFIG_OUT_PROMISCUOUS_OFST 0
21494 #define MC_CMD_GET_PORT_SNIFF_CONFIG_OUT_PROMISCUOUS_LBN 1
21495 #define MC_CMD_GET_PORT_SNIFF_CONFIG_OUT_PROMISCUOUS_WIDTH 1
21496 /* receiving queue handle (for RSS mode, this is the base queue) */
21497 #define MC_CMD_GET_PORT_SNIFF_CONFIG_OUT_RX_QUEUE_OFST 4
21498 #define MC_CMD_GET_PORT_SNIFF_CONFIG_OUT_RX_QUEUE_LEN 4
21499 /* receive mode */
21500 #define MC_CMD_GET_PORT_SNIFF_CONFIG_OUT_RX_MODE_OFST 8
21501 #define MC_CMD_GET_PORT_SNIFF_CONFIG_OUT_RX_MODE_LEN 4
21502 /* enum: receiving to just the specified queue */
21503 #define MC_CMD_GET_PORT_SNIFF_CONFIG_OUT_RX_MODE_SIMPLE 0x0
21504 /* enum: receiving to multiple queues using RSS context */
21505 #define MC_CMD_GET_PORT_SNIFF_CONFIG_OUT_RX_MODE_RSS 0x1
21506 /* RSS context (for RX_MODE_RSS) */
21507 #define MC_CMD_GET_PORT_SNIFF_CONFIG_OUT_RX_CONTEXT_OFST 12
21508 #define MC_CMD_GET_PORT_SNIFF_CONFIG_OUT_RX_CONTEXT_LEN 4
21509
21510
21511 /***********************************/
21512 /* MC_CMD_SET_PARSER_DISP_CONFIG
21513  * Change configuration related to the parser-dispatcher subsystem.
21514  */
21515 #define MC_CMD_SET_PARSER_DISP_CONFIG 0xf9
21516 #define MC_CMD_SET_PARSER_DISP_CONFIG_MSGSET 0xf9
21517 #undef  MC_CMD_0xf9_PRIVILEGE_CTG
21518
21519 #define MC_CMD_0xf9_PRIVILEGE_CTG SRIOV_CTG_GENERAL
21520
21521 /* MC_CMD_SET_PARSER_DISP_CONFIG_IN msgrequest */
21522 #define MC_CMD_SET_PARSER_DISP_CONFIG_IN_LENMIN 12
21523 #define MC_CMD_SET_PARSER_DISP_CONFIG_IN_LENMAX 252
21524 #define MC_CMD_SET_PARSER_DISP_CONFIG_IN_LENMAX_MCDI2 1020
21525 #define MC_CMD_SET_PARSER_DISP_CONFIG_IN_LEN(num) (8+4*(num))
21526 #define MC_CMD_SET_PARSER_DISP_CONFIG_IN_VALUE_NUM(len) (((len)-8)/4)
21527 /* the type of configuration setting to change */
21528 #define MC_CMD_SET_PARSER_DISP_CONFIG_IN_TYPE_OFST 0
21529 #define MC_CMD_SET_PARSER_DISP_CONFIG_IN_TYPE_LEN 4
21530 /* enum: Per-TXQ enable for multicast UDP destination lookup for possible
21531  * internal loopback. (ENTITY is a queue handle, VALUE is a single boolean.)
21532  */
21533 #define MC_CMD_SET_PARSER_DISP_CONFIG_IN_TXQ_MCAST_UDP_DST_LOOKUP_EN 0x0
21534 /* enum: Per-v-adaptor enable for suppression of self-transmissions on the
21535  * internal loopback path. (ENTITY is an EVB_PORT_ID, VALUE is a single
21536  * boolean.)
21537  */
21538 #define MC_CMD_SET_PARSER_DISP_CONFIG_IN_VADAPTOR_SUPPRESS_SELF_TX 0x1
21539 /* handle for the entity to update: queue handle, EVB port ID, etc. depending
21540  * on the type of configuration setting being changed
21541  */
21542 #define MC_CMD_SET_PARSER_DISP_CONFIG_IN_ENTITY_OFST 4
21543 #define MC_CMD_SET_PARSER_DISP_CONFIG_IN_ENTITY_LEN 4
21544 /* new value: the details depend on the type of configuration setting being
21545  * changed
21546  */
21547 #define MC_CMD_SET_PARSER_DISP_CONFIG_IN_VALUE_OFST 8
21548 #define MC_CMD_SET_PARSER_DISP_CONFIG_IN_VALUE_LEN 4
21549 #define MC_CMD_SET_PARSER_DISP_CONFIG_IN_VALUE_MINNUM 1
21550 #define MC_CMD_SET_PARSER_DISP_CONFIG_IN_VALUE_MAXNUM 61
21551 #define MC_CMD_SET_PARSER_DISP_CONFIG_IN_VALUE_MAXNUM_MCDI2 253
21552
21553 /* MC_CMD_SET_PARSER_DISP_CONFIG_OUT msgresponse */
21554 #define MC_CMD_SET_PARSER_DISP_CONFIG_OUT_LEN 0
21555
21556
21557 /***********************************/
21558 /* MC_CMD_GET_PARSER_DISP_CONFIG
21559  * Read configuration related to the parser-dispatcher subsystem.
21560  */
21561 #define MC_CMD_GET_PARSER_DISP_CONFIG 0xfa
21562 #define MC_CMD_GET_PARSER_DISP_CONFIG_MSGSET 0xfa
21563 #undef  MC_CMD_0xfa_PRIVILEGE_CTG
21564
21565 #define MC_CMD_0xfa_PRIVILEGE_CTG SRIOV_CTG_GENERAL
21566
21567 /* MC_CMD_GET_PARSER_DISP_CONFIG_IN msgrequest */
21568 #define MC_CMD_GET_PARSER_DISP_CONFIG_IN_LEN 8
21569 /* the type of configuration setting to read */
21570 #define MC_CMD_GET_PARSER_DISP_CONFIG_IN_TYPE_OFST 0
21571 #define MC_CMD_GET_PARSER_DISP_CONFIG_IN_TYPE_LEN 4
21572 /*            Enum values, see field(s): */
21573 /*               MC_CMD_SET_PARSER_DISP_CONFIG/MC_CMD_SET_PARSER_DISP_CONFIG_IN/TYPE */
21574 /* handle for the entity to query: queue handle, EVB port ID, etc. depending on
21575  * the type of configuration setting being read
21576  */
21577 #define MC_CMD_GET_PARSER_DISP_CONFIG_IN_ENTITY_OFST 4
21578 #define MC_CMD_GET_PARSER_DISP_CONFIG_IN_ENTITY_LEN 4
21579
21580 /* MC_CMD_GET_PARSER_DISP_CONFIG_OUT msgresponse */
21581 #define MC_CMD_GET_PARSER_DISP_CONFIG_OUT_LENMIN 4
21582 #define MC_CMD_GET_PARSER_DISP_CONFIG_OUT_LENMAX 252
21583 #define MC_CMD_GET_PARSER_DISP_CONFIG_OUT_LENMAX_MCDI2 1020
21584 #define MC_CMD_GET_PARSER_DISP_CONFIG_OUT_LEN(num) (0+4*(num))
21585 #define MC_CMD_GET_PARSER_DISP_CONFIG_OUT_VALUE_NUM(len) (((len)-0)/4)
21586 /* current value: the details depend on the type of configuration setting being
21587  * read
21588  */
21589 #define MC_CMD_GET_PARSER_DISP_CONFIG_OUT_VALUE_OFST 0
21590 #define MC_CMD_GET_PARSER_DISP_CONFIG_OUT_VALUE_LEN 4
21591 #define MC_CMD_GET_PARSER_DISP_CONFIG_OUT_VALUE_MINNUM 1
21592 #define MC_CMD_GET_PARSER_DISP_CONFIG_OUT_VALUE_MAXNUM 63
21593 #define MC_CMD_GET_PARSER_DISP_CONFIG_OUT_VALUE_MAXNUM_MCDI2 255
21594
21595
21596 /***********************************/
21597 /* MC_CMD_SET_TX_PORT_SNIFF_CONFIG
21598  * Configure TX port sniffing for the physical port associated with the calling
21599  * function. Only a privileged function may change the port sniffing
21600  * configuration. A copy of all traffic transmitted through the port may be
21601  * delivered to a specific queue, or a set of queues with RSS. Note that these
21602  * packets are delivered with transmit timestamps in the packet prefix, not
21603  * receive timestamps, so it is likely that the queue(s) will need to be
21604  * dedicated as TX sniff receivers.
21605  */
21606 #define MC_CMD_SET_TX_PORT_SNIFF_CONFIG 0xfb
21607 #define MC_CMD_SET_TX_PORT_SNIFF_CONFIG_MSGSET 0xfb
21608 #undef  MC_CMD_0xfb_PRIVILEGE_CTG
21609
21610 #define MC_CMD_0xfb_PRIVILEGE_CTG SRIOV_CTG_ADMIN
21611
21612 /* MC_CMD_SET_TX_PORT_SNIFF_CONFIG_IN msgrequest */
21613 #define MC_CMD_SET_TX_PORT_SNIFF_CONFIG_IN_LEN 16
21614 /* configuration flags */
21615 #define MC_CMD_SET_TX_PORT_SNIFF_CONFIG_IN_FLAGS_OFST 0
21616 #define MC_CMD_SET_TX_PORT_SNIFF_CONFIG_IN_FLAGS_LEN 4
21617 #define MC_CMD_SET_TX_PORT_SNIFF_CONFIG_IN_ENABLE_OFST 0
21618 #define MC_CMD_SET_TX_PORT_SNIFF_CONFIG_IN_ENABLE_LBN 0
21619 #define MC_CMD_SET_TX_PORT_SNIFF_CONFIG_IN_ENABLE_WIDTH 1
21620 /* receive queue handle (for RSS mode, this is the base queue) */
21621 #define MC_CMD_SET_TX_PORT_SNIFF_CONFIG_IN_RX_QUEUE_OFST 4
21622 #define MC_CMD_SET_TX_PORT_SNIFF_CONFIG_IN_RX_QUEUE_LEN 4
21623 /* receive mode */
21624 #define MC_CMD_SET_TX_PORT_SNIFF_CONFIG_IN_RX_MODE_OFST 8
21625 #define MC_CMD_SET_TX_PORT_SNIFF_CONFIG_IN_RX_MODE_LEN 4
21626 /* enum: receive to just the specified queue */
21627 #define MC_CMD_SET_TX_PORT_SNIFF_CONFIG_IN_RX_MODE_SIMPLE 0x0
21628 /* enum: receive to multiple queues using RSS context */
21629 #define MC_CMD_SET_TX_PORT_SNIFF_CONFIG_IN_RX_MODE_RSS 0x1
21630 /* RSS context (for RX_MODE_RSS) as returned by MC_CMD_RSS_CONTEXT_ALLOC. Note
21631  * that these handles should be considered opaque to the host, although a value
21632  * of 0xFFFFFFFF is guaranteed never to be a valid handle.
21633  */
21634 #define MC_CMD_SET_TX_PORT_SNIFF_CONFIG_IN_RX_CONTEXT_OFST 12
21635 #define MC_CMD_SET_TX_PORT_SNIFF_CONFIG_IN_RX_CONTEXT_LEN 4
21636
21637 /* MC_CMD_SET_TX_PORT_SNIFF_CONFIG_OUT msgresponse */
21638 #define MC_CMD_SET_TX_PORT_SNIFF_CONFIG_OUT_LEN 0
21639
21640
21641 /***********************************/
21642 /* MC_CMD_GET_TX_PORT_SNIFF_CONFIG
21643  * Obtain the current TX port sniffing configuration for the physical port
21644  * associated with the calling function. Only a privileged function may read
21645  * the configuration.
21646  */
21647 #define MC_CMD_GET_TX_PORT_SNIFF_CONFIG 0xfc
21648 #define MC_CMD_GET_TX_PORT_SNIFF_CONFIG_MSGSET 0xfc
21649 #undef  MC_CMD_0xfc_PRIVILEGE_CTG
21650
21651 #define MC_CMD_0xfc_PRIVILEGE_CTG SRIOV_CTG_GENERAL
21652
21653 /* MC_CMD_GET_TX_PORT_SNIFF_CONFIG_IN msgrequest */
21654 #define MC_CMD_GET_TX_PORT_SNIFF_CONFIG_IN_LEN 0
21655
21656 /* MC_CMD_GET_TX_PORT_SNIFF_CONFIG_OUT msgresponse */
21657 #define MC_CMD_GET_TX_PORT_SNIFF_CONFIG_OUT_LEN 16
21658 /* configuration flags */
21659 #define MC_CMD_GET_TX_PORT_SNIFF_CONFIG_OUT_FLAGS_OFST 0
21660 #define MC_CMD_GET_TX_PORT_SNIFF_CONFIG_OUT_FLAGS_LEN 4
21661 #define MC_CMD_GET_TX_PORT_SNIFF_CONFIG_OUT_ENABLE_OFST 0
21662 #define MC_CMD_GET_TX_PORT_SNIFF_CONFIG_OUT_ENABLE_LBN 0
21663 #define MC_CMD_GET_TX_PORT_SNIFF_CONFIG_OUT_ENABLE_WIDTH 1
21664 /* receiving queue handle (for RSS mode, this is the base queue) */
21665 #define MC_CMD_GET_TX_PORT_SNIFF_CONFIG_OUT_RX_QUEUE_OFST 4
21666 #define MC_CMD_GET_TX_PORT_SNIFF_CONFIG_OUT_RX_QUEUE_LEN 4
21667 /* receive mode */
21668 #define MC_CMD_GET_TX_PORT_SNIFF_CONFIG_OUT_RX_MODE_OFST 8
21669 #define MC_CMD_GET_TX_PORT_SNIFF_CONFIG_OUT_RX_MODE_LEN 4
21670 /* enum: receiving to just the specified queue */
21671 #define MC_CMD_GET_TX_PORT_SNIFF_CONFIG_OUT_RX_MODE_SIMPLE 0x0
21672 /* enum: receiving to multiple queues using RSS context */
21673 #define MC_CMD_GET_TX_PORT_SNIFF_CONFIG_OUT_RX_MODE_RSS 0x1
21674 /* RSS context (for RX_MODE_RSS) */
21675 #define MC_CMD_GET_TX_PORT_SNIFF_CONFIG_OUT_RX_CONTEXT_OFST 12
21676 #define MC_CMD_GET_TX_PORT_SNIFF_CONFIG_OUT_RX_CONTEXT_LEN 4
21677
21678
21679 /***********************************/
21680 /* MC_CMD_RMON_STATS_RX_ERRORS
21681  * Per queue rx error stats.
21682  */
21683 #define MC_CMD_RMON_STATS_RX_ERRORS 0xfe
21684 #define MC_CMD_RMON_STATS_RX_ERRORS_MSGSET 0xfe
21685 #undef  MC_CMD_0xfe_PRIVILEGE_CTG
21686
21687 #define MC_CMD_0xfe_PRIVILEGE_CTG SRIOV_CTG_GENERAL
21688
21689 /* MC_CMD_RMON_STATS_RX_ERRORS_IN msgrequest */
21690 #define MC_CMD_RMON_STATS_RX_ERRORS_IN_LEN 8
21691 /* The rx queue to get stats for. */
21692 #define MC_CMD_RMON_STATS_RX_ERRORS_IN_RX_QUEUE_OFST 0
21693 #define MC_CMD_RMON_STATS_RX_ERRORS_IN_RX_QUEUE_LEN 4
21694 #define MC_CMD_RMON_STATS_RX_ERRORS_IN_FLAGS_OFST 4
21695 #define MC_CMD_RMON_STATS_RX_ERRORS_IN_FLAGS_LEN 4
21696 #define MC_CMD_RMON_STATS_RX_ERRORS_IN_RST_OFST 4
21697 #define MC_CMD_RMON_STATS_RX_ERRORS_IN_RST_LBN 0
21698 #define MC_CMD_RMON_STATS_RX_ERRORS_IN_RST_WIDTH 1
21699
21700 /* MC_CMD_RMON_STATS_RX_ERRORS_OUT msgresponse */
21701 #define MC_CMD_RMON_STATS_RX_ERRORS_OUT_LEN 16
21702 #define MC_CMD_RMON_STATS_RX_ERRORS_OUT_CRC_ERRORS_OFST 0
21703 #define MC_CMD_RMON_STATS_RX_ERRORS_OUT_CRC_ERRORS_LEN 4
21704 #define MC_CMD_RMON_STATS_RX_ERRORS_OUT_TRUNC_ERRORS_OFST 4
21705 #define MC_CMD_RMON_STATS_RX_ERRORS_OUT_TRUNC_ERRORS_LEN 4
21706 #define MC_CMD_RMON_STATS_RX_ERRORS_OUT_RX_NO_DESC_DROPS_OFST 8
21707 #define MC_CMD_RMON_STATS_RX_ERRORS_OUT_RX_NO_DESC_DROPS_LEN 4
21708 #define MC_CMD_RMON_STATS_RX_ERRORS_OUT_RX_ABORT_OFST 12
21709 #define MC_CMD_RMON_STATS_RX_ERRORS_OUT_RX_ABORT_LEN 4
21710
21711
21712 /***********************************/
21713 /* MC_CMD_GET_PCIE_RESOURCE_INFO
21714  * Find out about available PCIE resources
21715  */
21716 #define MC_CMD_GET_PCIE_RESOURCE_INFO 0xfd
21717 #define MC_CMD_GET_PCIE_RESOURCE_INFO_MSGSET 0xfd
21718 #undef  MC_CMD_0xfd_PRIVILEGE_CTG
21719
21720 #define MC_CMD_0xfd_PRIVILEGE_CTG SRIOV_CTG_GENERAL
21721
21722 /* MC_CMD_GET_PCIE_RESOURCE_INFO_IN msgrequest */
21723 #define MC_CMD_GET_PCIE_RESOURCE_INFO_IN_LEN 0
21724
21725 /* MC_CMD_GET_PCIE_RESOURCE_INFO_OUT msgresponse */
21726 #define MC_CMD_GET_PCIE_RESOURCE_INFO_OUT_LEN 28
21727 /* The maximum number of PFs the device can expose */
21728 #define MC_CMD_GET_PCIE_RESOURCE_INFO_OUT_MAX_PFS_OFST 0
21729 #define MC_CMD_GET_PCIE_RESOURCE_INFO_OUT_MAX_PFS_LEN 4
21730 /* The maximum number of VFs the device can expose in total */
21731 #define MC_CMD_GET_PCIE_RESOURCE_INFO_OUT_MAX_VFS_OFST 4
21732 #define MC_CMD_GET_PCIE_RESOURCE_INFO_OUT_MAX_VFS_LEN 4
21733 /* The maximum number of MSI-X vectors the device can provide in total */
21734 #define MC_CMD_GET_PCIE_RESOURCE_INFO_OUT_MAX_VECTORS_OFST 8
21735 #define MC_CMD_GET_PCIE_RESOURCE_INFO_OUT_MAX_VECTORS_LEN 4
21736 /* the number of MSI-X vectors the device will allocate by default to each PF
21737  */
21738 #define MC_CMD_GET_PCIE_RESOURCE_INFO_OUT_DEFAULT_PF_VECTORS_OFST 12
21739 #define MC_CMD_GET_PCIE_RESOURCE_INFO_OUT_DEFAULT_PF_VECTORS_LEN 4
21740 /* the number of MSI-X vectors the device will allocate by default to each VF
21741  */
21742 #define MC_CMD_GET_PCIE_RESOURCE_INFO_OUT_DEFAULT_VF_VECTORS_OFST 16
21743 #define MC_CMD_GET_PCIE_RESOURCE_INFO_OUT_DEFAULT_VF_VECTORS_LEN 4
21744 /* the maximum number of MSI-X vectors the device can allocate to any one PF */
21745 #define MC_CMD_GET_PCIE_RESOURCE_INFO_OUT_MAX_PF_VECTORS_OFST 20
21746 #define MC_CMD_GET_PCIE_RESOURCE_INFO_OUT_MAX_PF_VECTORS_LEN 4
21747 /* the maximum number of MSI-X vectors the device can allocate to any one VF */
21748 #define MC_CMD_GET_PCIE_RESOURCE_INFO_OUT_MAX_VF_VECTORS_OFST 24
21749 #define MC_CMD_GET_PCIE_RESOURCE_INFO_OUT_MAX_VF_VECTORS_LEN 4
21750
21751
21752 /***********************************/
21753 /* MC_CMD_GET_PORT_MODES
21754  * Find out about available port modes
21755  */
21756 #define MC_CMD_GET_PORT_MODES 0xff
21757 #define MC_CMD_GET_PORT_MODES_MSGSET 0xff
21758 #undef  MC_CMD_0xff_PRIVILEGE_CTG
21759
21760 #define MC_CMD_0xff_PRIVILEGE_CTG SRIOV_CTG_GENERAL
21761
21762 /* MC_CMD_GET_PORT_MODES_IN msgrequest */
21763 #define MC_CMD_GET_PORT_MODES_IN_LEN 0
21764
21765 /* MC_CMD_GET_PORT_MODES_OUT msgresponse */
21766 #define MC_CMD_GET_PORT_MODES_OUT_LEN 12
21767 /* Bitmask of port modes available on the board (indexed by TLV_PORT_MODE_*)
21768  * that are supported for customer use in production firmware.
21769  */
21770 #define MC_CMD_GET_PORT_MODES_OUT_MODES_OFST 0
21771 #define MC_CMD_GET_PORT_MODES_OUT_MODES_LEN 4
21772 /* Default (canonical) board mode */
21773 #define MC_CMD_GET_PORT_MODES_OUT_DEFAULT_MODE_OFST 4
21774 #define MC_CMD_GET_PORT_MODES_OUT_DEFAULT_MODE_LEN 4
21775 /* Current board mode */
21776 #define MC_CMD_GET_PORT_MODES_OUT_CURRENT_MODE_OFST 8
21777 #define MC_CMD_GET_PORT_MODES_OUT_CURRENT_MODE_LEN 4
21778
21779 /* MC_CMD_GET_PORT_MODES_OUT_V2 msgresponse */
21780 #define MC_CMD_GET_PORT_MODES_OUT_V2_LEN 16
21781 /* Bitmask of port modes available on the board (indexed by TLV_PORT_MODE_*)
21782  * that are supported for customer use in production firmware.
21783  */
21784 #define MC_CMD_GET_PORT_MODES_OUT_V2_MODES_OFST 0
21785 #define MC_CMD_GET_PORT_MODES_OUT_V2_MODES_LEN 4
21786 /* Default (canonical) board mode */
21787 #define MC_CMD_GET_PORT_MODES_OUT_V2_DEFAULT_MODE_OFST 4
21788 #define MC_CMD_GET_PORT_MODES_OUT_V2_DEFAULT_MODE_LEN 4
21789 /* Current board mode */
21790 #define MC_CMD_GET_PORT_MODES_OUT_V2_CURRENT_MODE_OFST 8
21791 #define MC_CMD_GET_PORT_MODES_OUT_V2_CURRENT_MODE_LEN 4
21792 /* Bitmask of engineering port modes available on the board (indexed by
21793  * TLV_PORT_MODE_*). A superset of MC_CMD_GET_PORT_MODES_OUT/MODES that
21794  * contains all modes implemented in firmware for a particular board. Modes
21795  * listed in MODES are considered production modes and should be exposed in
21796  * userland tools. Modes listed in in ENGINEERING_MODES, but not in MODES
21797  * should be considered hidden (not to be exposed in userland tools) and for
21798  * engineering use only. There are no other semantic differences and any mode
21799  * listed in either MODES or ENGINEERING_MODES can be set on the board.
21800  */
21801 #define MC_CMD_GET_PORT_MODES_OUT_V2_ENGINEERING_MODES_OFST 12
21802 #define MC_CMD_GET_PORT_MODES_OUT_V2_ENGINEERING_MODES_LEN 4
21803
21804
21805 /***********************************/
21806 /* MC_CMD_OVERRIDE_PORT_MODE
21807  * Override flash config port mode for subsequent MC reboot(s). Override data
21808  * is stored in the presistent data section of DMEM and activated on next MC
21809  * warm reboot. A cold reboot resets the override. It is assumed that a
21810  * sufficient number of PFs are available and that port mapping is valid for
21811  * the new port mode, as the override does not affect PF configuration.
21812  */
21813 #define MC_CMD_OVERRIDE_PORT_MODE 0x137
21814 #define MC_CMD_OVERRIDE_PORT_MODE_MSGSET 0x137
21815 #undef  MC_CMD_0x137_PRIVILEGE_CTG
21816
21817 #define MC_CMD_0x137_PRIVILEGE_CTG SRIOV_CTG_ADMIN
21818
21819 /* MC_CMD_OVERRIDE_PORT_MODE_IN msgrequest */
21820 #define MC_CMD_OVERRIDE_PORT_MODE_IN_LEN 8
21821 #define MC_CMD_OVERRIDE_PORT_MODE_IN_FLAGS_OFST 0
21822 #define MC_CMD_OVERRIDE_PORT_MODE_IN_FLAGS_LEN 4
21823 #define MC_CMD_OVERRIDE_PORT_MODE_IN_ENABLE_OFST 0
21824 #define MC_CMD_OVERRIDE_PORT_MODE_IN_ENABLE_LBN 0
21825 #define MC_CMD_OVERRIDE_PORT_MODE_IN_ENABLE_WIDTH 1
21826 /* New mode (TLV_PORT_MODE_*) to set, if override enabled */
21827 #define MC_CMD_OVERRIDE_PORT_MODE_IN_MODE_OFST 4
21828 #define MC_CMD_OVERRIDE_PORT_MODE_IN_MODE_LEN 4
21829
21830 /* MC_CMD_OVERRIDE_PORT_MODE_OUT msgresponse */
21831 #define MC_CMD_OVERRIDE_PORT_MODE_OUT_LEN 0
21832
21833
21834 /***********************************/
21835 /* MC_CMD_READ_ATB
21836  * Sample voltages on the ATB
21837  */
21838 #define MC_CMD_READ_ATB 0x100
21839 #define MC_CMD_READ_ATB_MSGSET 0x100
21840 #undef  MC_CMD_0x100_PRIVILEGE_CTG
21841
21842 #define MC_CMD_0x100_PRIVILEGE_CTG SRIOV_CTG_INSECURE
21843
21844 /* MC_CMD_READ_ATB_IN msgrequest */
21845 #define MC_CMD_READ_ATB_IN_LEN 16
21846 #define MC_CMD_READ_ATB_IN_SIGNAL_BUS_OFST 0
21847 #define MC_CMD_READ_ATB_IN_SIGNAL_BUS_LEN 4
21848 #define MC_CMD_READ_ATB_IN_BUS_CCOM 0x0 /* enum */
21849 #define MC_CMD_READ_ATB_IN_BUS_CKR 0x1 /* enum */
21850 #define MC_CMD_READ_ATB_IN_BUS_CPCIE 0x8 /* enum */
21851 #define MC_CMD_READ_ATB_IN_SIGNAL_EN_BITNO_OFST 4
21852 #define MC_CMD_READ_ATB_IN_SIGNAL_EN_BITNO_LEN 4
21853 #define MC_CMD_READ_ATB_IN_SIGNAL_SEL_OFST 8
21854 #define MC_CMD_READ_ATB_IN_SIGNAL_SEL_LEN 4
21855 #define MC_CMD_READ_ATB_IN_SETTLING_TIME_US_OFST 12
21856 #define MC_CMD_READ_ATB_IN_SETTLING_TIME_US_LEN 4
21857
21858 /* MC_CMD_READ_ATB_OUT msgresponse */
21859 #define MC_CMD_READ_ATB_OUT_LEN 4
21860 #define MC_CMD_READ_ATB_OUT_SAMPLE_MV_OFST 0
21861 #define MC_CMD_READ_ATB_OUT_SAMPLE_MV_LEN 4
21862
21863
21864 /***********************************/
21865 /* MC_CMD_GET_WORKAROUNDS
21866  * Read the list of all implemented and all currently enabled workarounds. The
21867  * enums here must correspond with those in MC_CMD_WORKAROUND.
21868  */
21869 #define MC_CMD_GET_WORKAROUNDS 0x59
21870 #define MC_CMD_GET_WORKAROUNDS_MSGSET 0x59
21871 #undef  MC_CMD_0x59_PRIVILEGE_CTG
21872
21873 #define MC_CMD_0x59_PRIVILEGE_CTG SRIOV_CTG_GENERAL
21874
21875 /* MC_CMD_GET_WORKAROUNDS_OUT msgresponse */
21876 #define MC_CMD_GET_WORKAROUNDS_OUT_LEN 8
21877 /* Each workaround is represented by a single bit according to the enums below.
21878  */
21879 #define MC_CMD_GET_WORKAROUNDS_OUT_IMPLEMENTED_OFST 0
21880 #define MC_CMD_GET_WORKAROUNDS_OUT_IMPLEMENTED_LEN 4
21881 #define MC_CMD_GET_WORKAROUNDS_OUT_ENABLED_OFST 4
21882 #define MC_CMD_GET_WORKAROUNDS_OUT_ENABLED_LEN 4
21883 /* enum: Bug 17230 work around. */
21884 #define MC_CMD_GET_WORKAROUNDS_OUT_BUG17230 0x2
21885 /* enum: Bug 35388 work around (unsafe EVQ writes). */
21886 #define MC_CMD_GET_WORKAROUNDS_OUT_BUG35388 0x4
21887 /* enum: Bug35017 workaround (A64 tables must be identity map) */
21888 #define MC_CMD_GET_WORKAROUNDS_OUT_BUG35017 0x8
21889 /* enum: Bug 41750 present (MC_CMD_TRIGGER_INTERRUPT won't work) */
21890 #define MC_CMD_GET_WORKAROUNDS_OUT_BUG41750 0x10
21891 /* enum: Bug 42008 present (Interrupts can overtake associated events). Caution
21892  * - before adding code that queries this workaround, remember that there's
21893  * released Monza firmware that doesn't understand MC_CMD_WORKAROUND_BUG42008,
21894  * and will hence (incorrectly) report that the bug doesn't exist.
21895  */
21896 #define MC_CMD_GET_WORKAROUNDS_OUT_BUG42008 0x20
21897 /* enum: Bug 26807 features present in firmware (multicast filter chaining) */
21898 #define MC_CMD_GET_WORKAROUNDS_OUT_BUG26807 0x40
21899 /* enum: Bug 61265 work around (broken EVQ TMR writes). */
21900 #define MC_CMD_GET_WORKAROUNDS_OUT_BUG61265 0x80
21901
21902
21903 /***********************************/
21904 /* MC_CMD_PRIVILEGE_MASK
21905  * Read/set privileges of an arbitrary PCIe function
21906  */
21907 #define MC_CMD_PRIVILEGE_MASK 0x5a
21908 #define MC_CMD_PRIVILEGE_MASK_MSGSET 0x5a
21909 #undef  MC_CMD_0x5a_PRIVILEGE_CTG
21910
21911 #define MC_CMD_0x5a_PRIVILEGE_CTG SRIOV_CTG_GENERAL
21912
21913 /* MC_CMD_PRIVILEGE_MASK_IN msgrequest */
21914 #define MC_CMD_PRIVILEGE_MASK_IN_LEN 8
21915 /* The target function to have its mask read or set e.g. PF 0 = 0xFFFF0000, VF
21916  * 1,3 = 0x00030001
21917  */
21918 #define MC_CMD_PRIVILEGE_MASK_IN_FUNCTION_OFST 0
21919 #define MC_CMD_PRIVILEGE_MASK_IN_FUNCTION_LEN 4
21920 #define MC_CMD_PRIVILEGE_MASK_IN_FUNCTION_PF_OFST 0
21921 #define MC_CMD_PRIVILEGE_MASK_IN_FUNCTION_PF_LBN 0
21922 #define MC_CMD_PRIVILEGE_MASK_IN_FUNCTION_PF_WIDTH 16
21923 #define MC_CMD_PRIVILEGE_MASK_IN_FUNCTION_VF_OFST 0
21924 #define MC_CMD_PRIVILEGE_MASK_IN_FUNCTION_VF_LBN 16
21925 #define MC_CMD_PRIVILEGE_MASK_IN_FUNCTION_VF_WIDTH 16
21926 #define MC_CMD_PRIVILEGE_MASK_IN_VF_NULL 0xffff /* enum */
21927 /* New privilege mask to be set. The mask will only be changed if the MSB is
21928  * set to 1.
21929  */
21930 #define MC_CMD_PRIVILEGE_MASK_IN_NEW_MASK_OFST 4
21931 #define MC_CMD_PRIVILEGE_MASK_IN_NEW_MASK_LEN 4
21932 #define MC_CMD_PRIVILEGE_MASK_IN_GRP_ADMIN 0x1 /* enum */
21933 #define MC_CMD_PRIVILEGE_MASK_IN_GRP_LINK 0x2 /* enum */
21934 #define MC_CMD_PRIVILEGE_MASK_IN_GRP_ONLOAD 0x4 /* enum */
21935 #define MC_CMD_PRIVILEGE_MASK_IN_GRP_PTP 0x8 /* enum */
21936 #define MC_CMD_PRIVILEGE_MASK_IN_GRP_INSECURE_FILTERS 0x10 /* enum */
21937 /* enum: Deprecated. Equivalent to MAC_SPOOFING_TX combined with CHANGE_MAC. */
21938 #define MC_CMD_PRIVILEGE_MASK_IN_GRP_MAC_SPOOFING 0x20
21939 #define MC_CMD_PRIVILEGE_MASK_IN_GRP_UNICAST 0x40 /* enum */
21940 #define MC_CMD_PRIVILEGE_MASK_IN_GRP_MULTICAST 0x80 /* enum */
21941 #define MC_CMD_PRIVILEGE_MASK_IN_GRP_BROADCAST 0x100 /* enum */
21942 #define MC_CMD_PRIVILEGE_MASK_IN_GRP_ALL_MULTICAST 0x200 /* enum */
21943 #define MC_CMD_PRIVILEGE_MASK_IN_GRP_PROMISCUOUS 0x400 /* enum */
21944 /* enum: Allows to set the TX packets' source MAC address to any arbitrary MAC
21945  * adress.
21946  */
21947 #define MC_CMD_PRIVILEGE_MASK_IN_GRP_MAC_SPOOFING_TX 0x800
21948 /* enum: Privilege that allows a Function to change the MAC address configured
21949  * in its associated vAdapter/vPort.
21950  */
21951 #define MC_CMD_PRIVILEGE_MASK_IN_GRP_CHANGE_MAC 0x1000
21952 /* enum: Privilege that allows a Function to install filters that specify VLANs
21953  * that are not in the permit list for the associated vPort. This privilege is
21954  * primarily to support ESX where vPorts are created that restrict traffic to
21955  * only a set of permitted VLANs. See the vPort flag FLAG_VLAN_RESTRICT.
21956  */
21957 #define MC_CMD_PRIVILEGE_MASK_IN_GRP_UNRESTRICTED_VLAN 0x2000
21958 /* enum: Privilege for insecure commands. Commands that belong to this group
21959  * are not permitted on secure adapters regardless of the privilege mask.
21960  */
21961 #define MC_CMD_PRIVILEGE_MASK_IN_GRP_INSECURE 0x4000
21962 /* enum: Trusted Server Adapter (TSA) / ServerLock. Privilege for
21963  * administrator-level operations that are not allowed from the local host once
21964  * an adapter has Bound to a remote ServerLock Controller (see doxbox
21965  * SF-117064-DG for background).
21966  */
21967 #define MC_CMD_PRIVILEGE_MASK_IN_GRP_ADMIN_TSA_UNBOUND 0x8000
21968 /* enum: Control the Match-Action Engine if present. See mcdi_mae.yml. */
21969 #define MC_CMD_PRIVILEGE_MASK_IN_GRP_MAE 0x10000
21970 /* enum: This Function/client may call MC_CMD_CLIENT_ALLOC to create new
21971  * dynamic client children of itself.
21972  */
21973 #define MC_CMD_PRIVILEGE_MASK_IN_GRP_ALLOC_CLIENT 0x20000
21974 /* enum: A dynamic client with this privilege may perform all the same DMA
21975  * operations as the function client from which it is descended.
21976  */
21977 #define MC_CMD_PRIVILEGE_MASK_IN_GRP_FUNC_DMA 0x40000
21978 /* enum: A client with this privilege may perform DMA as any PCIe function on
21979  * the device and to on-device DDR. It allows clients to use TX-DESC2CMPT-DESC
21980  * descriptors, and to use TX-SEG-DESC and TX-MEM2MEM-DESC with an address
21981  * space override (i.e. with the ADDR_SPC_EN bit set).
21982  */
21983 #define MC_CMD_PRIVILEGE_MASK_IN_GRP_ARBITRARY_DMA 0x80000
21984 /* enum: Set this bit to indicate that a new privilege mask is to be set,
21985  * otherwise the command will only read the existing mask.
21986  */
21987 #define MC_CMD_PRIVILEGE_MASK_IN_DO_CHANGE 0x80000000
21988
21989 /* MC_CMD_PRIVILEGE_MASK_OUT msgresponse */
21990 #define MC_CMD_PRIVILEGE_MASK_OUT_LEN 4
21991 /* For an admin function, always all the privileges are reported. */
21992 #define MC_CMD_PRIVILEGE_MASK_OUT_OLD_MASK_OFST 0
21993 #define MC_CMD_PRIVILEGE_MASK_OUT_OLD_MASK_LEN 4
21994
21995
21996 /***********************************/
21997 /* MC_CMD_LINK_STATE_MODE
21998  * Read/set link state mode of a VF
21999  */
22000 #define MC_CMD_LINK_STATE_MODE 0x5c
22001 #define MC_CMD_LINK_STATE_MODE_MSGSET 0x5c
22002 #undef  MC_CMD_0x5c_PRIVILEGE_CTG
22003
22004 #define MC_CMD_0x5c_PRIVILEGE_CTG SRIOV_CTG_GENERAL
22005
22006 /* MC_CMD_LINK_STATE_MODE_IN msgrequest */
22007 #define MC_CMD_LINK_STATE_MODE_IN_LEN 8
22008 /* The target function to have its link state mode read or set, must be a VF
22009  * e.g. VF 1,3 = 0x00030001
22010  */
22011 #define MC_CMD_LINK_STATE_MODE_IN_FUNCTION_OFST 0
22012 #define MC_CMD_LINK_STATE_MODE_IN_FUNCTION_LEN 4
22013 #define MC_CMD_LINK_STATE_MODE_IN_FUNCTION_PF_OFST 0
22014 #define MC_CMD_LINK_STATE_MODE_IN_FUNCTION_PF_LBN 0
22015 #define MC_CMD_LINK_STATE_MODE_IN_FUNCTION_PF_WIDTH 16
22016 #define MC_CMD_LINK_STATE_MODE_IN_FUNCTION_VF_OFST 0
22017 #define MC_CMD_LINK_STATE_MODE_IN_FUNCTION_VF_LBN 16
22018 #define MC_CMD_LINK_STATE_MODE_IN_FUNCTION_VF_WIDTH 16
22019 /* New link state mode to be set */
22020 #define MC_CMD_LINK_STATE_MODE_IN_NEW_MODE_OFST 4
22021 #define MC_CMD_LINK_STATE_MODE_IN_NEW_MODE_LEN 4
22022 #define MC_CMD_LINK_STATE_MODE_IN_LINK_STATE_AUTO 0x0 /* enum */
22023 #define MC_CMD_LINK_STATE_MODE_IN_LINK_STATE_UP 0x1 /* enum */
22024 #define MC_CMD_LINK_STATE_MODE_IN_LINK_STATE_DOWN 0x2 /* enum */
22025 /* enum: Use this value to just read the existing setting without modifying it.
22026  */
22027 #define MC_CMD_LINK_STATE_MODE_IN_DO_NOT_CHANGE 0xffffffff
22028
22029 /* MC_CMD_LINK_STATE_MODE_OUT msgresponse */
22030 #define MC_CMD_LINK_STATE_MODE_OUT_LEN 4
22031 #define MC_CMD_LINK_STATE_MODE_OUT_OLD_MODE_OFST 0
22032 #define MC_CMD_LINK_STATE_MODE_OUT_OLD_MODE_LEN 4
22033
22034
22035 /***********************************/
22036 /* MC_CMD_GET_SNAPSHOT_LENGTH
22037  * Obtain the current range of allowable values for the SNAPSHOT_LENGTH
22038  * parameter to MC_CMD_INIT_RXQ.
22039  */
22040 #define MC_CMD_GET_SNAPSHOT_LENGTH 0x101
22041 #define MC_CMD_GET_SNAPSHOT_LENGTH_MSGSET 0x101
22042 #undef  MC_CMD_0x101_PRIVILEGE_CTG
22043
22044 #define MC_CMD_0x101_PRIVILEGE_CTG SRIOV_CTG_GENERAL
22045
22046 /* MC_CMD_GET_SNAPSHOT_LENGTH_IN msgrequest */
22047 #define MC_CMD_GET_SNAPSHOT_LENGTH_IN_LEN 0
22048
22049 /* MC_CMD_GET_SNAPSHOT_LENGTH_OUT msgresponse */
22050 #define MC_CMD_GET_SNAPSHOT_LENGTH_OUT_LEN 8
22051 /* Minimum acceptable snapshot length. */
22052 #define MC_CMD_GET_SNAPSHOT_LENGTH_OUT_RX_SNAPLEN_MIN_OFST 0
22053 #define MC_CMD_GET_SNAPSHOT_LENGTH_OUT_RX_SNAPLEN_MIN_LEN 4
22054 /* Maximum acceptable snapshot length. */
22055 #define MC_CMD_GET_SNAPSHOT_LENGTH_OUT_RX_SNAPLEN_MAX_OFST 4
22056 #define MC_CMD_GET_SNAPSHOT_LENGTH_OUT_RX_SNAPLEN_MAX_LEN 4
22057
22058
22059 /***********************************/
22060 /* MC_CMD_FUSE_DIAGS
22061  * Additional fuse diagnostics
22062  */
22063 #define MC_CMD_FUSE_DIAGS 0x102
22064 #define MC_CMD_FUSE_DIAGS_MSGSET 0x102
22065 #undef  MC_CMD_0x102_PRIVILEGE_CTG
22066
22067 #define MC_CMD_0x102_PRIVILEGE_CTG SRIOV_CTG_INSECURE
22068
22069 /* MC_CMD_FUSE_DIAGS_IN msgrequest */
22070 #define MC_CMD_FUSE_DIAGS_IN_LEN 0
22071
22072 /* MC_CMD_FUSE_DIAGS_OUT msgresponse */
22073 #define MC_CMD_FUSE_DIAGS_OUT_LEN 48
22074 /* Total number of mismatched bits between pairs in area 0 */
22075 #define MC_CMD_FUSE_DIAGS_OUT_AREA0_MISMATCH_BITS_OFST 0
22076 #define MC_CMD_FUSE_DIAGS_OUT_AREA0_MISMATCH_BITS_LEN 4
22077 /* Total number of unexpectedly clear (set in B but not A) bits in area 0 */
22078 #define MC_CMD_FUSE_DIAGS_OUT_AREA0_PAIR_A_BAD_BITS_OFST 4
22079 #define MC_CMD_FUSE_DIAGS_OUT_AREA0_PAIR_A_BAD_BITS_LEN 4
22080 /* Total number of unexpectedly clear (set in A but not B) bits in area 0 */
22081 #define MC_CMD_FUSE_DIAGS_OUT_AREA0_PAIR_B_BAD_BITS_OFST 8
22082 #define MC_CMD_FUSE_DIAGS_OUT_AREA0_PAIR_B_BAD_BITS_LEN 4
22083 /* Checksum of data after logical OR of pairs in area 0 */
22084 #define MC_CMD_FUSE_DIAGS_OUT_AREA0_CHECKSUM_OFST 12
22085 #define MC_CMD_FUSE_DIAGS_OUT_AREA0_CHECKSUM_LEN 4
22086 /* Total number of mismatched bits between pairs in area 1 */
22087 #define MC_CMD_FUSE_DIAGS_OUT_AREA1_MISMATCH_BITS_OFST 16
22088 #define MC_CMD_FUSE_DIAGS_OUT_AREA1_MISMATCH_BITS_LEN 4
22089 /* Total number of unexpectedly clear (set in B but not A) bits in area 1 */
22090 #define MC_CMD_FUSE_DIAGS_OUT_AREA1_PAIR_A_BAD_BITS_OFST 20
22091 #define MC_CMD_FUSE_DIAGS_OUT_AREA1_PAIR_A_BAD_BITS_LEN 4
22092 /* Total number of unexpectedly clear (set in A but not B) bits in area 1 */
22093 #define MC_CMD_FUSE_DIAGS_OUT_AREA1_PAIR_B_BAD_BITS_OFST 24
22094 #define MC_CMD_FUSE_DIAGS_OUT_AREA1_PAIR_B_BAD_BITS_LEN 4
22095 /* Checksum of data after logical OR of pairs in area 1 */
22096 #define MC_CMD_FUSE_DIAGS_OUT_AREA1_CHECKSUM_OFST 28
22097 #define MC_CMD_FUSE_DIAGS_OUT_AREA1_CHECKSUM_LEN 4
22098 /* Total number of mismatched bits between pairs in area 2 */
22099 #define MC_CMD_FUSE_DIAGS_OUT_AREA2_MISMATCH_BITS_OFST 32
22100 #define MC_CMD_FUSE_DIAGS_OUT_AREA2_MISMATCH_BITS_LEN 4
22101 /* Total number of unexpectedly clear (set in B but not A) bits in area 2 */
22102 #define MC_CMD_FUSE_DIAGS_OUT_AREA2_PAIR_A_BAD_BITS_OFST 36
22103 #define MC_CMD_FUSE_DIAGS_OUT_AREA2_PAIR_A_BAD_BITS_LEN 4
22104 /* Total number of unexpectedly clear (set in A but not B) bits in area 2 */
22105 #define MC_CMD_FUSE_DIAGS_OUT_AREA2_PAIR_B_BAD_BITS_OFST 40
22106 #define MC_CMD_FUSE_DIAGS_OUT_AREA2_PAIR_B_BAD_BITS_LEN 4
22107 /* Checksum of data after logical OR of pairs in area 2 */
22108 #define MC_CMD_FUSE_DIAGS_OUT_AREA2_CHECKSUM_OFST 44
22109 #define MC_CMD_FUSE_DIAGS_OUT_AREA2_CHECKSUM_LEN 4
22110
22111
22112 /***********************************/
22113 /* MC_CMD_PRIVILEGE_MODIFY
22114  * Modify the privileges of a set of PCIe functions. Note that this operation
22115  * only effects non-admin functions unless the admin privilege itself is
22116  * included in one of the masks provided.
22117  */
22118 #define MC_CMD_PRIVILEGE_MODIFY 0x60
22119 #define MC_CMD_PRIVILEGE_MODIFY_MSGSET 0x60
22120 #undef  MC_CMD_0x60_PRIVILEGE_CTG
22121
22122 #define MC_CMD_0x60_PRIVILEGE_CTG SRIOV_CTG_ADMIN
22123
22124 /* MC_CMD_PRIVILEGE_MODIFY_IN msgrequest */
22125 #define MC_CMD_PRIVILEGE_MODIFY_IN_LEN 16
22126 /* The groups of functions to have their privilege masks modified. */
22127 #define MC_CMD_PRIVILEGE_MODIFY_IN_FN_GROUP_OFST 0
22128 #define MC_CMD_PRIVILEGE_MODIFY_IN_FN_GROUP_LEN 4
22129 #define MC_CMD_PRIVILEGE_MODIFY_IN_NONE 0x0 /* enum */
22130 #define MC_CMD_PRIVILEGE_MODIFY_IN_ALL 0x1 /* enum */
22131 #define MC_CMD_PRIVILEGE_MODIFY_IN_PFS_ONLY 0x2 /* enum */
22132 #define MC_CMD_PRIVILEGE_MODIFY_IN_VFS_ONLY 0x3 /* enum */
22133 #define MC_CMD_PRIVILEGE_MODIFY_IN_VFS_OF_PF 0x4 /* enum */
22134 #define MC_CMD_PRIVILEGE_MODIFY_IN_ONE 0x5 /* enum */
22135 /* For VFS_OF_PF specify the PF, for ONE specify the target function */
22136 #define MC_CMD_PRIVILEGE_MODIFY_IN_FUNCTION_OFST 4
22137 #define MC_CMD_PRIVILEGE_MODIFY_IN_FUNCTION_LEN 4
22138 #define MC_CMD_PRIVILEGE_MODIFY_IN_FUNCTION_PF_OFST 4
22139 #define MC_CMD_PRIVILEGE_MODIFY_IN_FUNCTION_PF_LBN 0
22140 #define MC_CMD_PRIVILEGE_MODIFY_IN_FUNCTION_PF_WIDTH 16
22141 #define MC_CMD_PRIVILEGE_MODIFY_IN_FUNCTION_VF_OFST 4
22142 #define MC_CMD_PRIVILEGE_MODIFY_IN_FUNCTION_VF_LBN 16
22143 #define MC_CMD_PRIVILEGE_MODIFY_IN_FUNCTION_VF_WIDTH 16
22144 /* Privileges to be added to the target functions. For privilege definitions
22145  * refer to the command MC_CMD_PRIVILEGE_MASK
22146  */
22147 #define MC_CMD_PRIVILEGE_MODIFY_IN_ADD_MASK_OFST 8
22148 #define MC_CMD_PRIVILEGE_MODIFY_IN_ADD_MASK_LEN 4
22149 /* Privileges to be removed from the target functions. For privilege
22150  * definitions refer to the command MC_CMD_PRIVILEGE_MASK
22151  */
22152 #define MC_CMD_PRIVILEGE_MODIFY_IN_REMOVE_MASK_OFST 12
22153 #define MC_CMD_PRIVILEGE_MODIFY_IN_REMOVE_MASK_LEN 4
22154
22155 /* MC_CMD_PRIVILEGE_MODIFY_OUT msgresponse */
22156 #define MC_CMD_PRIVILEGE_MODIFY_OUT_LEN 0
22157
22158
22159 /***********************************/
22160 /* MC_CMD_XPM_READ_BYTES
22161  * Read XPM memory
22162  */
22163 #define MC_CMD_XPM_READ_BYTES 0x103
22164 #define MC_CMD_XPM_READ_BYTES_MSGSET 0x103
22165 #undef  MC_CMD_0x103_PRIVILEGE_CTG
22166
22167 #define MC_CMD_0x103_PRIVILEGE_CTG SRIOV_CTG_ADMIN
22168
22169 /* MC_CMD_XPM_READ_BYTES_IN msgrequest */
22170 #define MC_CMD_XPM_READ_BYTES_IN_LEN 8
22171 /* Start address (byte) */
22172 #define MC_CMD_XPM_READ_BYTES_IN_ADDR_OFST 0
22173 #define MC_CMD_XPM_READ_BYTES_IN_ADDR_LEN 4
22174 /* Count (bytes) */
22175 #define MC_CMD_XPM_READ_BYTES_IN_COUNT_OFST 4
22176 #define MC_CMD_XPM_READ_BYTES_IN_COUNT_LEN 4
22177
22178 /* MC_CMD_XPM_READ_BYTES_OUT msgresponse */
22179 #define MC_CMD_XPM_READ_BYTES_OUT_LENMIN 0
22180 #define MC_CMD_XPM_READ_BYTES_OUT_LENMAX 252
22181 #define MC_CMD_XPM_READ_BYTES_OUT_LENMAX_MCDI2 1020
22182 #define MC_CMD_XPM_READ_BYTES_OUT_LEN(num) (0+1*(num))
22183 #define MC_CMD_XPM_READ_BYTES_OUT_DATA_NUM(len) (((len)-0)/1)
22184 /* Data */
22185 #define MC_CMD_XPM_READ_BYTES_OUT_DATA_OFST 0
22186 #define MC_CMD_XPM_READ_BYTES_OUT_DATA_LEN 1
22187 #define MC_CMD_XPM_READ_BYTES_OUT_DATA_MINNUM 0
22188 #define MC_CMD_XPM_READ_BYTES_OUT_DATA_MAXNUM 252
22189 #define MC_CMD_XPM_READ_BYTES_OUT_DATA_MAXNUM_MCDI2 1020
22190
22191
22192 /***********************************/
22193 /* MC_CMD_XPM_WRITE_BYTES
22194  * Write XPM memory
22195  */
22196 #define MC_CMD_XPM_WRITE_BYTES 0x104
22197 #define MC_CMD_XPM_WRITE_BYTES_MSGSET 0x104
22198 #undef  MC_CMD_0x104_PRIVILEGE_CTG
22199
22200 #define MC_CMD_0x104_PRIVILEGE_CTG SRIOV_CTG_INSECURE
22201
22202 /* MC_CMD_XPM_WRITE_BYTES_IN msgrequest */
22203 #define MC_CMD_XPM_WRITE_BYTES_IN_LENMIN 8
22204 #define MC_CMD_XPM_WRITE_BYTES_IN_LENMAX 252
22205 #define MC_CMD_XPM_WRITE_BYTES_IN_LENMAX_MCDI2 1020
22206 #define MC_CMD_XPM_WRITE_BYTES_IN_LEN(num) (8+1*(num))
22207 #define MC_CMD_XPM_WRITE_BYTES_IN_DATA_NUM(len) (((len)-8)/1)
22208 /* Start address (byte) */
22209 #define MC_CMD_XPM_WRITE_BYTES_IN_ADDR_OFST 0
22210 #define MC_CMD_XPM_WRITE_BYTES_IN_ADDR_LEN 4
22211 /* Count (bytes) */
22212 #define MC_CMD_XPM_WRITE_BYTES_IN_COUNT_OFST 4
22213 #define MC_CMD_XPM_WRITE_BYTES_IN_COUNT_LEN 4
22214 /* Data */
22215 #define MC_CMD_XPM_WRITE_BYTES_IN_DATA_OFST 8
22216 #define MC_CMD_XPM_WRITE_BYTES_IN_DATA_LEN 1
22217 #define MC_CMD_XPM_WRITE_BYTES_IN_DATA_MINNUM 0
22218 #define MC_CMD_XPM_WRITE_BYTES_IN_DATA_MAXNUM 244
22219 #define MC_CMD_XPM_WRITE_BYTES_IN_DATA_MAXNUM_MCDI2 1012
22220
22221 /* MC_CMD_XPM_WRITE_BYTES_OUT msgresponse */
22222 #define MC_CMD_XPM_WRITE_BYTES_OUT_LEN 0
22223
22224
22225 /***********************************/
22226 /* MC_CMD_XPM_READ_SECTOR
22227  * Read XPM sector
22228  */
22229 #define MC_CMD_XPM_READ_SECTOR 0x105
22230 #define MC_CMD_XPM_READ_SECTOR_MSGSET 0x105
22231 #undef  MC_CMD_0x105_PRIVILEGE_CTG
22232
22233 #define MC_CMD_0x105_PRIVILEGE_CTG SRIOV_CTG_INSECURE
22234
22235 /* MC_CMD_XPM_READ_SECTOR_IN msgrequest */
22236 #define MC_CMD_XPM_READ_SECTOR_IN_LEN 8
22237 /* Sector index */
22238 #define MC_CMD_XPM_READ_SECTOR_IN_INDEX_OFST 0
22239 #define MC_CMD_XPM_READ_SECTOR_IN_INDEX_LEN 4
22240 /* Sector size */
22241 #define MC_CMD_XPM_READ_SECTOR_IN_SIZE_OFST 4
22242 #define MC_CMD_XPM_READ_SECTOR_IN_SIZE_LEN 4
22243
22244 /* MC_CMD_XPM_READ_SECTOR_OUT msgresponse */
22245 #define MC_CMD_XPM_READ_SECTOR_OUT_LENMIN 4
22246 #define MC_CMD_XPM_READ_SECTOR_OUT_LENMAX 36
22247 #define MC_CMD_XPM_READ_SECTOR_OUT_LENMAX_MCDI2 36
22248 #define MC_CMD_XPM_READ_SECTOR_OUT_LEN(num) (4+1*(num))
22249 #define MC_CMD_XPM_READ_SECTOR_OUT_DATA_NUM(len) (((len)-4)/1)
22250 /* Sector type */
22251 #define MC_CMD_XPM_READ_SECTOR_OUT_TYPE_OFST 0
22252 #define MC_CMD_XPM_READ_SECTOR_OUT_TYPE_LEN 4
22253 #define MC_CMD_XPM_READ_SECTOR_OUT_BLANK 0x0 /* enum */
22254 #define MC_CMD_XPM_READ_SECTOR_OUT_CRYPTO_KEY_128 0x1 /* enum */
22255 #define MC_CMD_XPM_READ_SECTOR_OUT_CRYPTO_KEY_256 0x2 /* enum */
22256 #define MC_CMD_XPM_READ_SECTOR_OUT_CRYPTO_DATA 0x3 /* enum */
22257 #define MC_CMD_XPM_READ_SECTOR_OUT_INVALID 0xff /* enum */
22258 /* Sector data */
22259 #define MC_CMD_XPM_READ_SECTOR_OUT_DATA_OFST 4
22260 #define MC_CMD_XPM_READ_SECTOR_OUT_DATA_LEN 1
22261 #define MC_CMD_XPM_READ_SECTOR_OUT_DATA_MINNUM 0
22262 #define MC_CMD_XPM_READ_SECTOR_OUT_DATA_MAXNUM 32
22263 #define MC_CMD_XPM_READ_SECTOR_OUT_DATA_MAXNUM_MCDI2 32
22264
22265
22266 /***********************************/
22267 /* MC_CMD_XPM_WRITE_SECTOR
22268  * Write XPM sector
22269  */
22270 #define MC_CMD_XPM_WRITE_SECTOR 0x106
22271 #define MC_CMD_XPM_WRITE_SECTOR_MSGSET 0x106
22272 #undef  MC_CMD_0x106_PRIVILEGE_CTG
22273
22274 #define MC_CMD_0x106_PRIVILEGE_CTG SRIOV_CTG_INSECURE
22275
22276 /* MC_CMD_XPM_WRITE_SECTOR_IN msgrequest */
22277 #define MC_CMD_XPM_WRITE_SECTOR_IN_LENMIN 12
22278 #define MC_CMD_XPM_WRITE_SECTOR_IN_LENMAX 44
22279 #define MC_CMD_XPM_WRITE_SECTOR_IN_LENMAX_MCDI2 44
22280 #define MC_CMD_XPM_WRITE_SECTOR_IN_LEN(num) (12+1*(num))
22281 #define MC_CMD_XPM_WRITE_SECTOR_IN_DATA_NUM(len) (((len)-12)/1)
22282 /* If writing fails due to an uncorrectable error, try up to RETRIES following
22283  * sectors (or until no more space available). If 0, only one write attempt is
22284  * made. Note that uncorrectable errors are unlikely, thanks to XPM self-repair
22285  * mechanism.
22286  */
22287 #define MC_CMD_XPM_WRITE_SECTOR_IN_RETRIES_OFST 0
22288 #define MC_CMD_XPM_WRITE_SECTOR_IN_RETRIES_LEN 1
22289 #define MC_CMD_XPM_WRITE_SECTOR_IN_RESERVED_OFST 1
22290 #define MC_CMD_XPM_WRITE_SECTOR_IN_RESERVED_LEN 3
22291 /* Sector type */
22292 #define MC_CMD_XPM_WRITE_SECTOR_IN_TYPE_OFST 4
22293 #define MC_CMD_XPM_WRITE_SECTOR_IN_TYPE_LEN 4
22294 /*            Enum values, see field(s): */
22295 /*               MC_CMD_XPM_READ_SECTOR/MC_CMD_XPM_READ_SECTOR_OUT/TYPE */
22296 /* Sector size */
22297 #define MC_CMD_XPM_WRITE_SECTOR_IN_SIZE_OFST 8
22298 #define MC_CMD_XPM_WRITE_SECTOR_IN_SIZE_LEN 4
22299 /* Sector data */
22300 #define MC_CMD_XPM_WRITE_SECTOR_IN_DATA_OFST 12
22301 #define MC_CMD_XPM_WRITE_SECTOR_IN_DATA_LEN 1
22302 #define MC_CMD_XPM_WRITE_SECTOR_IN_DATA_MINNUM 0
22303 #define MC_CMD_XPM_WRITE_SECTOR_IN_DATA_MAXNUM 32
22304 #define MC_CMD_XPM_WRITE_SECTOR_IN_DATA_MAXNUM_MCDI2 32
22305
22306 /* MC_CMD_XPM_WRITE_SECTOR_OUT msgresponse */
22307 #define MC_CMD_XPM_WRITE_SECTOR_OUT_LEN 4
22308 /* New sector index */
22309 #define MC_CMD_XPM_WRITE_SECTOR_OUT_INDEX_OFST 0
22310 #define MC_CMD_XPM_WRITE_SECTOR_OUT_INDEX_LEN 4
22311
22312
22313 /***********************************/
22314 /* MC_CMD_XPM_INVALIDATE_SECTOR
22315  * Invalidate XPM sector
22316  */
22317 #define MC_CMD_XPM_INVALIDATE_SECTOR 0x107
22318 #define MC_CMD_XPM_INVALIDATE_SECTOR_MSGSET 0x107
22319 #undef  MC_CMD_0x107_PRIVILEGE_CTG
22320
22321 #define MC_CMD_0x107_PRIVILEGE_CTG SRIOV_CTG_INSECURE
22322
22323 /* MC_CMD_XPM_INVALIDATE_SECTOR_IN msgrequest */
22324 #define MC_CMD_XPM_INVALIDATE_SECTOR_IN_LEN 4
22325 /* Sector index */
22326 #define MC_CMD_XPM_INVALIDATE_SECTOR_IN_INDEX_OFST 0
22327 #define MC_CMD_XPM_INVALIDATE_SECTOR_IN_INDEX_LEN 4
22328
22329 /* MC_CMD_XPM_INVALIDATE_SECTOR_OUT msgresponse */
22330 #define MC_CMD_XPM_INVALIDATE_SECTOR_OUT_LEN 0
22331
22332
22333 /***********************************/
22334 /* MC_CMD_XPM_BLANK_CHECK
22335  * Blank-check XPM memory and report bad locations
22336  */
22337 #define MC_CMD_XPM_BLANK_CHECK 0x108
22338 #define MC_CMD_XPM_BLANK_CHECK_MSGSET 0x108
22339 #undef  MC_CMD_0x108_PRIVILEGE_CTG
22340
22341 #define MC_CMD_0x108_PRIVILEGE_CTG SRIOV_CTG_INSECURE
22342
22343 /* MC_CMD_XPM_BLANK_CHECK_IN msgrequest */
22344 #define MC_CMD_XPM_BLANK_CHECK_IN_LEN 8
22345 /* Start address (byte) */
22346 #define MC_CMD_XPM_BLANK_CHECK_IN_ADDR_OFST 0
22347 #define MC_CMD_XPM_BLANK_CHECK_IN_ADDR_LEN 4
22348 /* Count (bytes) */
22349 #define MC_CMD_XPM_BLANK_CHECK_IN_COUNT_OFST 4
22350 #define MC_CMD_XPM_BLANK_CHECK_IN_COUNT_LEN 4
22351
22352 /* MC_CMD_XPM_BLANK_CHECK_OUT msgresponse */
22353 #define MC_CMD_XPM_BLANK_CHECK_OUT_LENMIN 4
22354 #define MC_CMD_XPM_BLANK_CHECK_OUT_LENMAX 252
22355 #define MC_CMD_XPM_BLANK_CHECK_OUT_LENMAX_MCDI2 1020
22356 #define MC_CMD_XPM_BLANK_CHECK_OUT_LEN(num) (4+2*(num))
22357 #define MC_CMD_XPM_BLANK_CHECK_OUT_BAD_ADDR_NUM(len) (((len)-4)/2)
22358 /* Total number of bad (non-blank) locations */
22359 #define MC_CMD_XPM_BLANK_CHECK_OUT_BAD_COUNT_OFST 0
22360 #define MC_CMD_XPM_BLANK_CHECK_OUT_BAD_COUNT_LEN 4
22361 /* Addresses of bad locations (may be less than BAD_COUNT, if all cannot fit
22362  * into MCDI response)
22363  */
22364 #define MC_CMD_XPM_BLANK_CHECK_OUT_BAD_ADDR_OFST 4
22365 #define MC_CMD_XPM_BLANK_CHECK_OUT_BAD_ADDR_LEN 2
22366 #define MC_CMD_XPM_BLANK_CHECK_OUT_BAD_ADDR_MINNUM 0
22367 #define MC_CMD_XPM_BLANK_CHECK_OUT_BAD_ADDR_MAXNUM 124
22368 #define MC_CMD_XPM_BLANK_CHECK_OUT_BAD_ADDR_MAXNUM_MCDI2 508
22369
22370
22371 /***********************************/
22372 /* MC_CMD_XPM_REPAIR
22373  * Blank-check and repair XPM memory
22374  */
22375 #define MC_CMD_XPM_REPAIR 0x109
22376 #define MC_CMD_XPM_REPAIR_MSGSET 0x109
22377 #undef  MC_CMD_0x109_PRIVILEGE_CTG
22378
22379 #define MC_CMD_0x109_PRIVILEGE_CTG SRIOV_CTG_INSECURE
22380
22381 /* MC_CMD_XPM_REPAIR_IN msgrequest */
22382 #define MC_CMD_XPM_REPAIR_IN_LEN 8
22383 /* Start address (byte) */
22384 #define MC_CMD_XPM_REPAIR_IN_ADDR_OFST 0
22385 #define MC_CMD_XPM_REPAIR_IN_ADDR_LEN 4
22386 /* Count (bytes) */
22387 #define MC_CMD_XPM_REPAIR_IN_COUNT_OFST 4
22388 #define MC_CMD_XPM_REPAIR_IN_COUNT_LEN 4
22389
22390 /* MC_CMD_XPM_REPAIR_OUT msgresponse */
22391 #define MC_CMD_XPM_REPAIR_OUT_LEN 0
22392
22393
22394 /***********************************/
22395 /* MC_CMD_XPM_DECODER_TEST
22396  * Test XPM memory address decoders for gross manufacturing defects. Can only
22397  * be performed on an unprogrammed part.
22398  */
22399 #define MC_CMD_XPM_DECODER_TEST 0x10a
22400 #define MC_CMD_XPM_DECODER_TEST_MSGSET 0x10a
22401 #undef  MC_CMD_0x10a_PRIVILEGE_CTG
22402
22403 #define MC_CMD_0x10a_PRIVILEGE_CTG SRIOV_CTG_INSECURE
22404
22405 /* MC_CMD_XPM_DECODER_TEST_IN msgrequest */
22406 #define MC_CMD_XPM_DECODER_TEST_IN_LEN 0
22407
22408 /* MC_CMD_XPM_DECODER_TEST_OUT msgresponse */
22409 #define MC_CMD_XPM_DECODER_TEST_OUT_LEN 0
22410
22411
22412 /***********************************/
22413 /* MC_CMD_XPM_WRITE_TEST
22414  * XPM memory write test. Test XPM write logic for gross manufacturing defects
22415  * by writing to a dedicated test row. There are 16 locations in the test row
22416  * and the test can only be performed on locations that have not been
22417  * previously used (i.e. can be run at most 16 times). The test will pick the
22418  * first available location to use, or fail with ENOSPC if none left.
22419  */
22420 #define MC_CMD_XPM_WRITE_TEST 0x10b
22421 #define MC_CMD_XPM_WRITE_TEST_MSGSET 0x10b
22422 #undef  MC_CMD_0x10b_PRIVILEGE_CTG
22423
22424 #define MC_CMD_0x10b_PRIVILEGE_CTG SRIOV_CTG_INSECURE
22425
22426 /* MC_CMD_XPM_WRITE_TEST_IN msgrequest */
22427 #define MC_CMD_XPM_WRITE_TEST_IN_LEN 0
22428
22429 /* MC_CMD_XPM_WRITE_TEST_OUT msgresponse */
22430 #define MC_CMD_XPM_WRITE_TEST_OUT_LEN 0
22431
22432
22433 /***********************************/
22434 /* MC_CMD_EXEC_SIGNED
22435  * Check the CMAC of the contents of IMEM and DMEM against the value supplied
22436  * and if correct begin execution from the start of IMEM. The caller supplies a
22437  * key ID, the length of IMEM and DMEM to validate and the expected CMAC. CMAC
22438  * computation runs from the start of IMEM, and from the start of DMEM + 16k,
22439  * to match flash booting. The command will respond with EINVAL if the CMAC
22440  * does match, otherwise it will respond with success before it jumps to IMEM.
22441  */
22442 #define MC_CMD_EXEC_SIGNED 0x10c
22443 #define MC_CMD_EXEC_SIGNED_MSGSET 0x10c
22444 #undef  MC_CMD_0x10c_PRIVILEGE_CTG
22445
22446 #define MC_CMD_0x10c_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
22447
22448 /* MC_CMD_EXEC_SIGNED_IN msgrequest */
22449 #define MC_CMD_EXEC_SIGNED_IN_LEN 28
22450 /* the length of code to include in the CMAC */
22451 #define MC_CMD_EXEC_SIGNED_IN_CODELEN_OFST 0
22452 #define MC_CMD_EXEC_SIGNED_IN_CODELEN_LEN 4
22453 /* the length of date to include in the CMAC */
22454 #define MC_CMD_EXEC_SIGNED_IN_DATALEN_OFST 4
22455 #define MC_CMD_EXEC_SIGNED_IN_DATALEN_LEN 4
22456 /* the XPM sector containing the key to use */
22457 #define MC_CMD_EXEC_SIGNED_IN_KEYSECTOR_OFST 8
22458 #define MC_CMD_EXEC_SIGNED_IN_KEYSECTOR_LEN 4
22459 /* the expected CMAC value */
22460 #define MC_CMD_EXEC_SIGNED_IN_CMAC_OFST 12
22461 #define MC_CMD_EXEC_SIGNED_IN_CMAC_LEN 16
22462
22463 /* MC_CMD_EXEC_SIGNED_OUT msgresponse */
22464 #define MC_CMD_EXEC_SIGNED_OUT_LEN 0
22465
22466
22467 /***********************************/
22468 /* MC_CMD_PREPARE_SIGNED
22469  * Prepare to upload a signed image. This will scrub the specified length of
22470  * the data region, which must be at least as large as the DATALEN supplied to
22471  * MC_CMD_EXEC_SIGNED.
22472  */
22473 #define MC_CMD_PREPARE_SIGNED 0x10d
22474 #define MC_CMD_PREPARE_SIGNED_MSGSET 0x10d
22475 #undef  MC_CMD_0x10d_PRIVILEGE_CTG
22476
22477 #define MC_CMD_0x10d_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
22478
22479 /* MC_CMD_PREPARE_SIGNED_IN msgrequest */
22480 #define MC_CMD_PREPARE_SIGNED_IN_LEN 4
22481 /* the length of data area to clear */
22482 #define MC_CMD_PREPARE_SIGNED_IN_DATALEN_OFST 0
22483 #define MC_CMD_PREPARE_SIGNED_IN_DATALEN_LEN 4
22484
22485 /* MC_CMD_PREPARE_SIGNED_OUT msgresponse */
22486 #define MC_CMD_PREPARE_SIGNED_OUT_LEN 0
22487
22488
22489 /***********************************/
22490 /* MC_CMD_SET_SECURITY_RULE
22491  * Set blacklist and/or whitelist action for a particular match criteria.
22492  * (Medford-only; for use by SolarSecure apps, not directly by drivers. See
22493  * SF-114946-SW.) NOTE - this message definition is provisional. It has not yet
22494  * been used in any released code and may change during development. This note
22495  * will be removed once it is regarded as stable.
22496  */
22497 #define MC_CMD_SET_SECURITY_RULE 0x10f
22498 #define MC_CMD_SET_SECURITY_RULE_MSGSET 0x10f
22499 #undef  MC_CMD_0x10f_PRIVILEGE_CTG
22500
22501 #define MC_CMD_0x10f_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
22502
22503 /* MC_CMD_SET_SECURITY_RULE_IN msgrequest */
22504 #define MC_CMD_SET_SECURITY_RULE_IN_LEN 92
22505 /* fields to include in match criteria */
22506 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_FIELDS_OFST 0
22507 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_FIELDS_LEN 4
22508 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_REMOTE_IP_OFST 0
22509 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_REMOTE_IP_LBN 0
22510 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_REMOTE_IP_WIDTH 1
22511 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_LOCAL_IP_OFST 0
22512 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_LOCAL_IP_LBN 1
22513 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_LOCAL_IP_WIDTH 1
22514 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_REMOTE_MAC_OFST 0
22515 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_REMOTE_MAC_LBN 2
22516 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_REMOTE_MAC_WIDTH 1
22517 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_REMOTE_PORT_OFST 0
22518 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_REMOTE_PORT_LBN 3
22519 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_REMOTE_PORT_WIDTH 1
22520 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_LOCAL_MAC_OFST 0
22521 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_LOCAL_MAC_LBN 4
22522 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_LOCAL_MAC_WIDTH 1
22523 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_LOCAL_PORT_OFST 0
22524 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_LOCAL_PORT_LBN 5
22525 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_LOCAL_PORT_WIDTH 1
22526 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_ETHER_TYPE_OFST 0
22527 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_ETHER_TYPE_LBN 6
22528 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_ETHER_TYPE_WIDTH 1
22529 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_INNER_VLAN_OFST 0
22530 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_INNER_VLAN_LBN 7
22531 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_INNER_VLAN_WIDTH 1
22532 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_OUTER_VLAN_OFST 0
22533 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_OUTER_VLAN_LBN 8
22534 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_OUTER_VLAN_WIDTH 1
22535 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_IP_PROTO_OFST 0
22536 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_IP_PROTO_LBN 9
22537 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_IP_PROTO_WIDTH 1
22538 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_PHYSICAL_PORT_OFST 0
22539 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_PHYSICAL_PORT_LBN 10
22540 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_PHYSICAL_PORT_WIDTH 1
22541 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_RESERVED_OFST 0
22542 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_RESERVED_LBN 11
22543 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_RESERVED_WIDTH 1
22544 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_REMOTE_SUBNET_ID_OFST 0
22545 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_REMOTE_SUBNET_ID_LBN 12
22546 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_REMOTE_SUBNET_ID_WIDTH 1
22547 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_REMOTE_PORTRANGE_ID_OFST 0
22548 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_REMOTE_PORTRANGE_ID_LBN 13
22549 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_REMOTE_PORTRANGE_ID_WIDTH 1
22550 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_LOCAL_PORTRANGE_ID_OFST 0
22551 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_LOCAL_PORTRANGE_ID_LBN 14
22552 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_LOCAL_PORTRANGE_ID_WIDTH 1
22553 /* remote MAC address to match (as bytes in network order) */
22554 #define MC_CMD_SET_SECURITY_RULE_IN_REMOTE_MAC_OFST 4
22555 #define MC_CMD_SET_SECURITY_RULE_IN_REMOTE_MAC_LEN 6
22556 /* remote port to match (as bytes in network order) */
22557 #define MC_CMD_SET_SECURITY_RULE_IN_REMOTE_PORT_OFST 10
22558 #define MC_CMD_SET_SECURITY_RULE_IN_REMOTE_PORT_LEN 2
22559 /* local MAC address to match (as bytes in network order) */
22560 #define MC_CMD_SET_SECURITY_RULE_IN_LOCAL_MAC_OFST 12
22561 #define MC_CMD_SET_SECURITY_RULE_IN_LOCAL_MAC_LEN 6
22562 /* local port to match (as bytes in network order) */
22563 #define MC_CMD_SET_SECURITY_RULE_IN_LOCAL_PORT_OFST 18
22564 #define MC_CMD_SET_SECURITY_RULE_IN_LOCAL_PORT_LEN 2
22565 /* Ethernet type to match (as bytes in network order) */
22566 #define MC_CMD_SET_SECURITY_RULE_IN_ETHER_TYPE_OFST 20
22567 #define MC_CMD_SET_SECURITY_RULE_IN_ETHER_TYPE_LEN 2
22568 /* Inner VLAN tag to match (as bytes in network order) */
22569 #define MC_CMD_SET_SECURITY_RULE_IN_INNER_VLAN_OFST 22
22570 #define MC_CMD_SET_SECURITY_RULE_IN_INNER_VLAN_LEN 2
22571 /* Outer VLAN tag to match (as bytes in network order) */
22572 #define MC_CMD_SET_SECURITY_RULE_IN_OUTER_VLAN_OFST 24
22573 #define MC_CMD_SET_SECURITY_RULE_IN_OUTER_VLAN_LEN 2
22574 /* IP protocol to match (in low byte; set high byte to 0) */
22575 #define MC_CMD_SET_SECURITY_RULE_IN_IP_PROTO_OFST 26
22576 #define MC_CMD_SET_SECURITY_RULE_IN_IP_PROTO_LEN 2
22577 /* Physical port to match (as little-endian 32-bit value) */
22578 #define MC_CMD_SET_SECURITY_RULE_IN_PHYSICAL_PORT_OFST 28
22579 #define MC_CMD_SET_SECURITY_RULE_IN_PHYSICAL_PORT_LEN 4
22580 /* Reserved; set to 0 */
22581 #define MC_CMD_SET_SECURITY_RULE_IN_RESERVED_OFST 32
22582 #define MC_CMD_SET_SECURITY_RULE_IN_RESERVED_LEN 4
22583 /* remote IP address to match (as bytes in network order; set last 12 bytes to
22584  * 0 for IPv4 address)
22585  */
22586 #define MC_CMD_SET_SECURITY_RULE_IN_REMOTE_IP_OFST 36
22587 #define MC_CMD_SET_SECURITY_RULE_IN_REMOTE_IP_LEN 16
22588 /* local IP address to match (as bytes in network order; set last 12 bytes to 0
22589  * for IPv4 address)
22590  */
22591 #define MC_CMD_SET_SECURITY_RULE_IN_LOCAL_IP_OFST 52
22592 #define MC_CMD_SET_SECURITY_RULE_IN_LOCAL_IP_LEN 16
22593 /* remote subnet ID to match (as little-endian 32-bit value); note that remote
22594  * subnets are matched by mapping the remote IP address to a "subnet ID" via a
22595  * data structure which must already have been configured using
22596  * MC_CMD_SUBNET_MAP_SET_NODE appropriately
22597  */
22598 #define MC_CMD_SET_SECURITY_RULE_IN_REMOTE_SUBNET_ID_OFST 68
22599 #define MC_CMD_SET_SECURITY_RULE_IN_REMOTE_SUBNET_ID_LEN 4
22600 /* remote portrange ID to match (as little-endian 32-bit value); note that
22601  * remote port ranges are matched by mapping the remote port to a "portrange
22602  * ID" via a data structure which must already have been configured using
22603  * MC_CMD_REMOTE_PORTRANGE_MAP_SET_TREE
22604  */
22605 #define MC_CMD_SET_SECURITY_RULE_IN_REMOTE_PORTRANGE_ID_OFST 72
22606 #define MC_CMD_SET_SECURITY_RULE_IN_REMOTE_PORTRANGE_ID_LEN 4
22607 /* local portrange ID to match (as little-endian 32-bit value); note that local
22608  * port ranges are matched by mapping the local port to a "portrange ID" via a
22609  * data structure which must already have been configured using
22610  * MC_CMD_LOCAL_PORTRANGE_MAP_SET_TREE
22611  */
22612 #define MC_CMD_SET_SECURITY_RULE_IN_LOCAL_PORTRANGE_ID_OFST 76
22613 #define MC_CMD_SET_SECURITY_RULE_IN_LOCAL_PORTRANGE_ID_LEN 4
22614 /* set the action for transmitted packets matching this rule */
22615 #define MC_CMD_SET_SECURITY_RULE_IN_TX_ACTION_OFST 80
22616 #define MC_CMD_SET_SECURITY_RULE_IN_TX_ACTION_LEN 4
22617 /* enum: make no decision */
22618 #define MC_CMD_SET_SECURITY_RULE_IN_TX_ACTION_NONE 0x0
22619 /* enum: decide to accept the packet */
22620 #define MC_CMD_SET_SECURITY_RULE_IN_TX_ACTION_WHITELIST 0x1
22621 /* enum: decide to drop the packet */
22622 #define MC_CMD_SET_SECURITY_RULE_IN_TX_ACTION_BLACKLIST 0x2
22623 /* enum: inform the TSA controller about some sample of packets matching this
22624  * rule (via MC_CMD_TSA_INFO_IN_PKT_SAMPLE messages); may be bitwise-ORed with
22625  * either the WHITELIST or BLACKLIST action
22626  */
22627 #define MC_CMD_SET_SECURITY_RULE_IN_TX_ACTION_SAMPLE 0x4
22628 /* enum: do not change the current TX action */
22629 #define MC_CMD_SET_SECURITY_RULE_IN_TX_ACTION_UNCHANGED 0xffffffff
22630 /* set the action for received packets matching this rule */
22631 #define MC_CMD_SET_SECURITY_RULE_IN_RX_ACTION_OFST 84
22632 #define MC_CMD_SET_SECURITY_RULE_IN_RX_ACTION_LEN 4
22633 /* enum: make no decision */
22634 #define MC_CMD_SET_SECURITY_RULE_IN_RX_ACTION_NONE 0x0
22635 /* enum: decide to accept the packet */
22636 #define MC_CMD_SET_SECURITY_RULE_IN_RX_ACTION_WHITELIST 0x1
22637 /* enum: decide to drop the packet */
22638 #define MC_CMD_SET_SECURITY_RULE_IN_RX_ACTION_BLACKLIST 0x2
22639 /* enum: inform the TSA controller about some sample of packets matching this
22640  * rule (via MC_CMD_TSA_INFO_IN_PKT_SAMPLE messages); may be bitwise-ORed with
22641  * either the WHITELIST or BLACKLIST action
22642  */
22643 #define MC_CMD_SET_SECURITY_RULE_IN_RX_ACTION_SAMPLE 0x4
22644 /* enum: do not change the current RX action */
22645 #define MC_CMD_SET_SECURITY_RULE_IN_RX_ACTION_UNCHANGED 0xffffffff
22646 /* counter ID to associate with this rule; IDs are allocated using
22647  * MC_CMD_SECURITY_RULE_COUNTER_ALLOC
22648  */
22649 #define MC_CMD_SET_SECURITY_RULE_IN_COUNTER_ID_OFST 88
22650 #define MC_CMD_SET_SECURITY_RULE_IN_COUNTER_ID_LEN 4
22651 /* enum: special value for the null counter ID */
22652 #define MC_CMD_SET_SECURITY_RULE_IN_COUNTER_ID_NONE 0x0
22653 /* enum: special value to tell the MC to allocate an available counter */
22654 #define MC_CMD_SET_SECURITY_RULE_IN_COUNTER_ID_SW_AUTO 0xeeeeeeee
22655 /* enum: special value to request use of hardware counter (Medford2 only) */
22656 #define MC_CMD_SET_SECURITY_RULE_IN_COUNTER_ID_HW 0xffffffff
22657
22658 /* MC_CMD_SET_SECURITY_RULE_OUT msgresponse */
22659 #define MC_CMD_SET_SECURITY_RULE_OUT_LEN 32
22660 /* new reference count for uses of counter ID */
22661 #define MC_CMD_SET_SECURITY_RULE_OUT_COUNTER_REFCNT_OFST 0
22662 #define MC_CMD_SET_SECURITY_RULE_OUT_COUNTER_REFCNT_LEN 4
22663 /* constructed match bits for this rule (as a tracing aid only) */
22664 #define MC_CMD_SET_SECURITY_RULE_OUT_LUE_MATCH_BITS_OFST 4
22665 #define MC_CMD_SET_SECURITY_RULE_OUT_LUE_MATCH_BITS_LEN 12
22666 /* constructed discriminator bits for this rule (as a tracing aid only) */
22667 #define MC_CMD_SET_SECURITY_RULE_OUT_LUE_DISCRIMINATOR_OFST 16
22668 #define MC_CMD_SET_SECURITY_RULE_OUT_LUE_DISCRIMINATOR_LEN 4
22669 /* base location for probes for this rule (as a tracing aid only) */
22670 #define MC_CMD_SET_SECURITY_RULE_OUT_LUE_PROBE_BASE_OFST 20
22671 #define MC_CMD_SET_SECURITY_RULE_OUT_LUE_PROBE_BASE_LEN 4
22672 /* step for probes for this rule (as a tracing aid only) */
22673 #define MC_CMD_SET_SECURITY_RULE_OUT_LUE_PROBE_STEP_OFST 24
22674 #define MC_CMD_SET_SECURITY_RULE_OUT_LUE_PROBE_STEP_LEN 4
22675 /* ID for reading back the counter */
22676 #define MC_CMD_SET_SECURITY_RULE_OUT_COUNTER_ID_OFST 28
22677 #define MC_CMD_SET_SECURITY_RULE_OUT_COUNTER_ID_LEN 4
22678
22679
22680 /***********************************/
22681 /* MC_CMD_RESET_SECURITY_RULES
22682  * Reset all blacklist and whitelist actions for a particular physical port, or
22683  * all ports. (Medford-only; for use by SolarSecure apps, not directly by
22684  * drivers. See SF-114946-SW.) NOTE - this message definition is provisional.
22685  * It has not yet been used in any released code and may change during
22686  * development. This note will be removed once it is regarded as stable.
22687  */
22688 #define MC_CMD_RESET_SECURITY_RULES 0x110
22689 #define MC_CMD_RESET_SECURITY_RULES_MSGSET 0x110
22690 #undef  MC_CMD_0x110_PRIVILEGE_CTG
22691
22692 #define MC_CMD_0x110_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
22693
22694 /* MC_CMD_RESET_SECURITY_RULES_IN msgrequest */
22695 #define MC_CMD_RESET_SECURITY_RULES_IN_LEN 4
22696 /* index of physical port to reset (or ALL_PHYSICAL_PORTS to reset all) */
22697 #define MC_CMD_RESET_SECURITY_RULES_IN_PHYSICAL_PORT_OFST 0
22698 #define MC_CMD_RESET_SECURITY_RULES_IN_PHYSICAL_PORT_LEN 4
22699 /* enum: special value to reset all physical ports */
22700 #define MC_CMD_RESET_SECURITY_RULES_IN_ALL_PHYSICAL_PORTS 0xffffffff
22701
22702 /* MC_CMD_RESET_SECURITY_RULES_OUT msgresponse */
22703 #define MC_CMD_RESET_SECURITY_RULES_OUT_LEN 0
22704
22705
22706 /***********************************/
22707 /* MC_CMD_GET_SECURITY_RULESET_VERSION
22708  * Return a large hash value representing a "version" of the complete set of
22709  * currently active blacklist / whitelist rules and associated data structures.
22710  * (Medford-only; for use by SolarSecure apps, not directly by drivers. See
22711  * SF-114946-SW.) NOTE - this message definition is provisional. It has not yet
22712  * been used in any released code and may change during development. This note
22713  * will be removed once it is regarded as stable.
22714  */
22715 #define MC_CMD_GET_SECURITY_RULESET_VERSION 0x111
22716 #define MC_CMD_GET_SECURITY_RULESET_VERSION_MSGSET 0x111
22717 #undef  MC_CMD_0x111_PRIVILEGE_CTG
22718
22719 #define MC_CMD_0x111_PRIVILEGE_CTG SRIOV_CTG_ADMIN
22720
22721 /* MC_CMD_GET_SECURITY_RULESET_VERSION_IN msgrequest */
22722 #define MC_CMD_GET_SECURITY_RULESET_VERSION_IN_LEN 0
22723
22724 /* MC_CMD_GET_SECURITY_RULESET_VERSION_OUT msgresponse */
22725 #define MC_CMD_GET_SECURITY_RULESET_VERSION_OUT_LENMIN 1
22726 #define MC_CMD_GET_SECURITY_RULESET_VERSION_OUT_LENMAX 252
22727 #define MC_CMD_GET_SECURITY_RULESET_VERSION_OUT_LENMAX_MCDI2 1020
22728 #define MC_CMD_GET_SECURITY_RULESET_VERSION_OUT_LEN(num) (0+1*(num))
22729 #define MC_CMD_GET_SECURITY_RULESET_VERSION_OUT_VERSION_NUM(len) (((len)-0)/1)
22730 /* Opaque hash value; length may vary depending on the hash scheme used */
22731 #define MC_CMD_GET_SECURITY_RULESET_VERSION_OUT_VERSION_OFST 0
22732 #define MC_CMD_GET_SECURITY_RULESET_VERSION_OUT_VERSION_LEN 1
22733 #define MC_CMD_GET_SECURITY_RULESET_VERSION_OUT_VERSION_MINNUM 1
22734 #define MC_CMD_GET_SECURITY_RULESET_VERSION_OUT_VERSION_MAXNUM 252
22735 #define MC_CMD_GET_SECURITY_RULESET_VERSION_OUT_VERSION_MAXNUM_MCDI2 1020
22736
22737
22738 /***********************************/
22739 /* MC_CMD_SECURITY_RULE_COUNTER_ALLOC
22740  * Allocate counters for use with blacklist / whitelist rules. (Medford-only;
22741  * for use by SolarSecure apps, not directly by drivers. See SF-114946-SW.)
22742  * NOTE - this message definition is provisional. It has not yet been used in
22743  * any released code and may change during development. This note will be
22744  * removed once it is regarded as stable.
22745  */
22746 #define MC_CMD_SECURITY_RULE_COUNTER_ALLOC 0x112
22747 #define MC_CMD_SECURITY_RULE_COUNTER_ALLOC_MSGSET 0x112
22748 #undef  MC_CMD_0x112_PRIVILEGE_CTG
22749
22750 #define MC_CMD_0x112_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
22751
22752 /* MC_CMD_SECURITY_RULE_COUNTER_ALLOC_IN msgrequest */
22753 #define MC_CMD_SECURITY_RULE_COUNTER_ALLOC_IN_LEN 4
22754 /* the number of new counter IDs to request */
22755 #define MC_CMD_SECURITY_RULE_COUNTER_ALLOC_IN_NUM_COUNTERS_OFST 0
22756 #define MC_CMD_SECURITY_RULE_COUNTER_ALLOC_IN_NUM_COUNTERS_LEN 4
22757
22758 /* MC_CMD_SECURITY_RULE_COUNTER_ALLOC_OUT msgresponse */
22759 #define MC_CMD_SECURITY_RULE_COUNTER_ALLOC_OUT_LENMIN 4
22760 #define MC_CMD_SECURITY_RULE_COUNTER_ALLOC_OUT_LENMAX 252
22761 #define MC_CMD_SECURITY_RULE_COUNTER_ALLOC_OUT_LENMAX_MCDI2 1020
22762 #define MC_CMD_SECURITY_RULE_COUNTER_ALLOC_OUT_LEN(num) (4+4*(num))
22763 #define MC_CMD_SECURITY_RULE_COUNTER_ALLOC_OUT_COUNTER_ID_NUM(len) (((len)-4)/4)
22764 /* the number of new counter IDs allocated (may be less than the number
22765  * requested if resources are unavailable)
22766  */
22767 #define MC_CMD_SECURITY_RULE_COUNTER_ALLOC_OUT_NUM_COUNTERS_OFST 0
22768 #define MC_CMD_SECURITY_RULE_COUNTER_ALLOC_OUT_NUM_COUNTERS_LEN 4
22769 /* new counter ID(s) */
22770 #define MC_CMD_SECURITY_RULE_COUNTER_ALLOC_OUT_COUNTER_ID_OFST 4
22771 #define MC_CMD_SECURITY_RULE_COUNTER_ALLOC_OUT_COUNTER_ID_LEN 4
22772 #define MC_CMD_SECURITY_RULE_COUNTER_ALLOC_OUT_COUNTER_ID_MINNUM 0
22773 #define MC_CMD_SECURITY_RULE_COUNTER_ALLOC_OUT_COUNTER_ID_MAXNUM 62
22774 #define MC_CMD_SECURITY_RULE_COUNTER_ALLOC_OUT_COUNTER_ID_MAXNUM_MCDI2 254
22775
22776
22777 /***********************************/
22778 /* MC_CMD_SECURITY_RULE_COUNTER_FREE
22779  * Allocate counters for use with blacklist / whitelist rules. (Medford-only;
22780  * for use by SolarSecure apps, not directly by drivers. See SF-114946-SW.)
22781  * NOTE - this message definition is provisional. It has not yet been used in
22782  * any released code and may change during development. This note will be
22783  * removed once it is regarded as stable.
22784  */
22785 #define MC_CMD_SECURITY_RULE_COUNTER_FREE 0x113
22786 #define MC_CMD_SECURITY_RULE_COUNTER_FREE_MSGSET 0x113
22787 #undef  MC_CMD_0x113_PRIVILEGE_CTG
22788
22789 #define MC_CMD_0x113_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
22790
22791 /* MC_CMD_SECURITY_RULE_COUNTER_FREE_IN msgrequest */
22792 #define MC_CMD_SECURITY_RULE_COUNTER_FREE_IN_LENMIN 4
22793 #define MC_CMD_SECURITY_RULE_COUNTER_FREE_IN_LENMAX 252
22794 #define MC_CMD_SECURITY_RULE_COUNTER_FREE_IN_LENMAX_MCDI2 1020
22795 #define MC_CMD_SECURITY_RULE_COUNTER_FREE_IN_LEN(num) (4+4*(num))
22796 #define MC_CMD_SECURITY_RULE_COUNTER_FREE_IN_COUNTER_ID_NUM(len) (((len)-4)/4)
22797 /* the number of counter IDs to free */
22798 #define MC_CMD_SECURITY_RULE_COUNTER_FREE_IN_NUM_COUNTERS_OFST 0
22799 #define MC_CMD_SECURITY_RULE_COUNTER_FREE_IN_NUM_COUNTERS_LEN 4
22800 /* the counter ID(s) to free */
22801 #define MC_CMD_SECURITY_RULE_COUNTER_FREE_IN_COUNTER_ID_OFST 4
22802 #define MC_CMD_SECURITY_RULE_COUNTER_FREE_IN_COUNTER_ID_LEN 4
22803 #define MC_CMD_SECURITY_RULE_COUNTER_FREE_IN_COUNTER_ID_MINNUM 0
22804 #define MC_CMD_SECURITY_RULE_COUNTER_FREE_IN_COUNTER_ID_MAXNUM 62
22805 #define MC_CMD_SECURITY_RULE_COUNTER_FREE_IN_COUNTER_ID_MAXNUM_MCDI2 254
22806
22807 /* MC_CMD_SECURITY_RULE_COUNTER_FREE_OUT msgresponse */
22808 #define MC_CMD_SECURITY_RULE_COUNTER_FREE_OUT_LEN 0
22809
22810
22811 /***********************************/
22812 /* MC_CMD_SUBNET_MAP_SET_NODE
22813  * Atomically update a trie node in the map of subnets to subnet IDs. The
22814  * constants in the descriptions of the fields of this message may be retrieved
22815  * by the GET_SECURITY_RULE_INFO op of MC_CMD_GET_PARSER_DISP_INFO. (Medford-
22816  * only; for use by SolarSecure apps, not directly by drivers. See
22817  * SF-114946-SW.) NOTE - this message definition is provisional. It has not yet
22818  * been used in any released code and may change during development. This note
22819  * will be removed once it is regarded as stable.
22820  */
22821 #define MC_CMD_SUBNET_MAP_SET_NODE 0x114
22822 #define MC_CMD_SUBNET_MAP_SET_NODE_MSGSET 0x114
22823 #undef  MC_CMD_0x114_PRIVILEGE_CTG
22824
22825 #define MC_CMD_0x114_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
22826
22827 /* MC_CMD_SUBNET_MAP_SET_NODE_IN msgrequest */
22828 #define MC_CMD_SUBNET_MAP_SET_NODE_IN_LENMIN 6
22829 #define MC_CMD_SUBNET_MAP_SET_NODE_IN_LENMAX 252
22830 #define MC_CMD_SUBNET_MAP_SET_NODE_IN_LENMAX_MCDI2 1020
22831 #define MC_CMD_SUBNET_MAP_SET_NODE_IN_LEN(num) (4+2*(num))
22832 #define MC_CMD_SUBNET_MAP_SET_NODE_IN_ENTRY_NUM(len) (((len)-4)/2)
22833 /* node to update in the range 0 .. SUBNET_MAP_NUM_NODES-1 */
22834 #define MC_CMD_SUBNET_MAP_SET_NODE_IN_NODE_ID_OFST 0
22835 #define MC_CMD_SUBNET_MAP_SET_NODE_IN_NODE_ID_LEN 4
22836 /* SUBNET_MAP_NUM_ENTRIES_PER_NODE new entries; each entry is either a pointer
22837  * to the next node, expressed as an offset in the trie memory (i.e. node ID
22838  * multiplied by SUBNET_MAP_NUM_ENTRIES_PER_NODE), or a leaf value in the range
22839  * SUBNET_ID_MIN .. SUBNET_ID_MAX
22840  */
22841 #define MC_CMD_SUBNET_MAP_SET_NODE_IN_ENTRY_OFST 4
22842 #define MC_CMD_SUBNET_MAP_SET_NODE_IN_ENTRY_LEN 2
22843 #define MC_CMD_SUBNET_MAP_SET_NODE_IN_ENTRY_MINNUM 1
22844 #define MC_CMD_SUBNET_MAP_SET_NODE_IN_ENTRY_MAXNUM 124
22845 #define MC_CMD_SUBNET_MAP_SET_NODE_IN_ENTRY_MAXNUM_MCDI2 508
22846
22847 /* MC_CMD_SUBNET_MAP_SET_NODE_OUT msgresponse */
22848 #define MC_CMD_SUBNET_MAP_SET_NODE_OUT_LEN 0
22849
22850 /* PORTRANGE_TREE_ENTRY structuredef */
22851 #define PORTRANGE_TREE_ENTRY_LEN 4
22852 /* key for branch nodes (<= key takes left branch, > key takes right branch),
22853  * or magic value for leaf nodes
22854  */
22855 #define PORTRANGE_TREE_ENTRY_BRANCH_KEY_OFST 0
22856 #define PORTRANGE_TREE_ENTRY_BRANCH_KEY_LEN 2
22857 #define PORTRANGE_TREE_ENTRY_LEAF_NODE_KEY 0xffff /* enum */
22858 #define PORTRANGE_TREE_ENTRY_BRANCH_KEY_LBN 0
22859 #define PORTRANGE_TREE_ENTRY_BRANCH_KEY_WIDTH 16
22860 /* final portrange ID for leaf nodes (don't care for branch nodes) */
22861 #define PORTRANGE_TREE_ENTRY_LEAF_PORTRANGE_ID_OFST 2
22862 #define PORTRANGE_TREE_ENTRY_LEAF_PORTRANGE_ID_LEN 2
22863 #define PORTRANGE_TREE_ENTRY_LEAF_PORTRANGE_ID_LBN 16
22864 #define PORTRANGE_TREE_ENTRY_LEAF_PORTRANGE_ID_WIDTH 16
22865
22866
22867 /***********************************/
22868 /* MC_CMD_REMOTE_PORTRANGE_MAP_SET_TREE
22869  * Atomically update the entire tree mapping remote port ranges to portrange
22870  * IDs. The constants in the descriptions of the fields of this message may be
22871  * retrieved by the GET_SECURITY_RULE_INFO op of MC_CMD_GET_PARSER_DISP_INFO.
22872  * (Medford-only; for use by SolarSecure apps, not directly by drivers. See
22873  * SF-114946-SW.) NOTE - this message definition is provisional. It has not yet
22874  * been used in any released code and may change during development. This note
22875  * will be removed once it is regarded as stable.
22876  */
22877 #define MC_CMD_REMOTE_PORTRANGE_MAP_SET_TREE 0x115
22878 #define MC_CMD_REMOTE_PORTRANGE_MAP_SET_TREE_MSGSET 0x115
22879 #undef  MC_CMD_0x115_PRIVILEGE_CTG
22880
22881 #define MC_CMD_0x115_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
22882
22883 /* MC_CMD_REMOTE_PORTRANGE_MAP_SET_TREE_IN msgrequest */
22884 #define MC_CMD_REMOTE_PORTRANGE_MAP_SET_TREE_IN_LENMIN 4
22885 #define MC_CMD_REMOTE_PORTRANGE_MAP_SET_TREE_IN_LENMAX 252
22886 #define MC_CMD_REMOTE_PORTRANGE_MAP_SET_TREE_IN_LENMAX_MCDI2 1020
22887 #define MC_CMD_REMOTE_PORTRANGE_MAP_SET_TREE_IN_LEN(num) (0+4*(num))
22888 #define MC_CMD_REMOTE_PORTRANGE_MAP_SET_TREE_IN_ENTRIES_NUM(len) (((len)-0)/4)
22889 /* PORTRANGE_TREE_NUM_ENTRIES new entries, each laid out as a
22890  * PORTRANGE_TREE_ENTRY
22891  */
22892 #define MC_CMD_REMOTE_PORTRANGE_MAP_SET_TREE_IN_ENTRIES_OFST 0
22893 #define MC_CMD_REMOTE_PORTRANGE_MAP_SET_TREE_IN_ENTRIES_LEN 4
22894 #define MC_CMD_REMOTE_PORTRANGE_MAP_SET_TREE_IN_ENTRIES_MINNUM 1
22895 #define MC_CMD_REMOTE_PORTRANGE_MAP_SET_TREE_IN_ENTRIES_MAXNUM 63
22896 #define MC_CMD_REMOTE_PORTRANGE_MAP_SET_TREE_IN_ENTRIES_MAXNUM_MCDI2 255
22897
22898 /* MC_CMD_REMOTE_PORTRANGE_MAP_SET_TREE_OUT msgresponse */
22899 #define MC_CMD_REMOTE_PORTRANGE_MAP_SET_TREE_OUT_LEN 0
22900
22901
22902 /***********************************/
22903 /* MC_CMD_LOCAL_PORTRANGE_MAP_SET_TREE
22904  * Atomically update the entire tree mapping remote port ranges to portrange
22905  * IDs. The constants in the descriptions of the fields of this message may be
22906  * retrieved by the GET_SECURITY_RULE_INFO op of MC_CMD_GET_PARSER_DISP_INFO.
22907  * (Medford-only; for use by SolarSecure apps, not directly by drivers. See
22908  * SF-114946-SW.) NOTE - this message definition is provisional. It has not yet
22909  * been used in any released code and may change during development. This note
22910  * will be removed once it is regarded as stable.
22911  */
22912 #define MC_CMD_LOCAL_PORTRANGE_MAP_SET_TREE 0x116
22913 #define MC_CMD_LOCAL_PORTRANGE_MAP_SET_TREE_MSGSET 0x116
22914 #undef  MC_CMD_0x116_PRIVILEGE_CTG
22915
22916 #define MC_CMD_0x116_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
22917
22918 /* MC_CMD_LOCAL_PORTRANGE_MAP_SET_TREE_IN msgrequest */
22919 #define MC_CMD_LOCAL_PORTRANGE_MAP_SET_TREE_IN_LENMIN 4
22920 #define MC_CMD_LOCAL_PORTRANGE_MAP_SET_TREE_IN_LENMAX 252
22921 #define MC_CMD_LOCAL_PORTRANGE_MAP_SET_TREE_IN_LENMAX_MCDI2 1020
22922 #define MC_CMD_LOCAL_PORTRANGE_MAP_SET_TREE_IN_LEN(num) (0+4*(num))
22923 #define MC_CMD_LOCAL_PORTRANGE_MAP_SET_TREE_IN_ENTRIES_NUM(len) (((len)-0)/4)
22924 /* PORTRANGE_TREE_NUM_ENTRIES new entries, each laid out as a
22925  * PORTRANGE_TREE_ENTRY
22926  */
22927 #define MC_CMD_LOCAL_PORTRANGE_MAP_SET_TREE_IN_ENTRIES_OFST 0
22928 #define MC_CMD_LOCAL_PORTRANGE_MAP_SET_TREE_IN_ENTRIES_LEN 4
22929 #define MC_CMD_LOCAL_PORTRANGE_MAP_SET_TREE_IN_ENTRIES_MINNUM 1
22930 #define MC_CMD_LOCAL_PORTRANGE_MAP_SET_TREE_IN_ENTRIES_MAXNUM 63
22931 #define MC_CMD_LOCAL_PORTRANGE_MAP_SET_TREE_IN_ENTRIES_MAXNUM_MCDI2 255
22932
22933 /* MC_CMD_LOCAL_PORTRANGE_MAP_SET_TREE_OUT msgresponse */
22934 #define MC_CMD_LOCAL_PORTRANGE_MAP_SET_TREE_OUT_LEN 0
22935
22936 /* TUNNEL_ENCAP_UDP_PORT_ENTRY structuredef */
22937 #define TUNNEL_ENCAP_UDP_PORT_ENTRY_LEN 4
22938 /* UDP port (the standard ports are named below but any port may be used) */
22939 #define TUNNEL_ENCAP_UDP_PORT_ENTRY_UDP_PORT_OFST 0
22940 #define TUNNEL_ENCAP_UDP_PORT_ENTRY_UDP_PORT_LEN 2
22941 /* enum: the IANA allocated UDP port for VXLAN */
22942 #define TUNNEL_ENCAP_UDP_PORT_ENTRY_IANA_VXLAN_UDP_PORT 0x12b5
22943 /* enum: the IANA allocated UDP port for Geneve */
22944 #define TUNNEL_ENCAP_UDP_PORT_ENTRY_IANA_GENEVE_UDP_PORT 0x17c1
22945 #define TUNNEL_ENCAP_UDP_PORT_ENTRY_UDP_PORT_LBN 0
22946 #define TUNNEL_ENCAP_UDP_PORT_ENTRY_UDP_PORT_WIDTH 16
22947 /* tunnel encapsulation protocol (only those named below are supported) */
22948 #define TUNNEL_ENCAP_UDP_PORT_ENTRY_PROTOCOL_OFST 2
22949 #define TUNNEL_ENCAP_UDP_PORT_ENTRY_PROTOCOL_LEN 2
22950 /* enum: This port will be used for VXLAN on both IPv4 and IPv6 */
22951 #define TUNNEL_ENCAP_UDP_PORT_ENTRY_VXLAN 0x0
22952 /* enum: This port will be used for Geneve on both IPv4 and IPv6 */
22953 #define TUNNEL_ENCAP_UDP_PORT_ENTRY_GENEVE 0x1
22954 #define TUNNEL_ENCAP_UDP_PORT_ENTRY_PROTOCOL_LBN 16
22955 #define TUNNEL_ENCAP_UDP_PORT_ENTRY_PROTOCOL_WIDTH 16
22956
22957
22958 /***********************************/
22959 /* MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS
22960  * Configure UDP ports for tunnel encapsulation hardware acceleration. The
22961  * parser-dispatcher will attempt to parse traffic on these ports as tunnel
22962  * encapsulation PDUs and filter them using the tunnel encapsulation filter
22963  * chain rather than the standard filter chain. Note that this command can
22964  * cause all functions to see a reset. (Available on Medford only.)
22965  */
22966 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS 0x117
22967 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_MSGSET 0x117
22968 #undef  MC_CMD_0x117_PRIVILEGE_CTG
22969
22970 #define MC_CMD_0x117_PRIVILEGE_CTG SRIOV_CTG_ADMIN
22971
22972 /* MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_IN msgrequest */
22973 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_IN_LENMIN 4
22974 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_IN_LENMAX 68
22975 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_IN_LENMAX_MCDI2 68
22976 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_IN_LEN(num) (4+4*(num))
22977 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_IN_ENTRIES_NUM(len) (((len)-4)/4)
22978 /* Flags */
22979 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_IN_FLAGS_OFST 0
22980 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_IN_FLAGS_LEN 2
22981 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_IN_UNLOADING_OFST 0
22982 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_IN_UNLOADING_LBN 0
22983 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_IN_UNLOADING_WIDTH 1
22984 /* The number of entries in the ENTRIES array */
22985 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_IN_NUM_ENTRIES_OFST 2
22986 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_IN_NUM_ENTRIES_LEN 2
22987 /* Entries defining the UDP port to protocol mapping, each laid out as a
22988  * TUNNEL_ENCAP_UDP_PORT_ENTRY
22989  */
22990 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_IN_ENTRIES_OFST 4
22991 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_IN_ENTRIES_LEN 4
22992 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_IN_ENTRIES_MINNUM 0
22993 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_IN_ENTRIES_MAXNUM 16
22994 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_IN_ENTRIES_MAXNUM_MCDI2 16
22995
22996 /* MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_OUT msgresponse */
22997 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_OUT_LEN 2
22998 /* Flags */
22999 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_OUT_FLAGS_OFST 0
23000 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_OUT_FLAGS_LEN 2
23001 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_OUT_RESETTING_OFST 0
23002 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_OUT_RESETTING_LBN 0
23003 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_OUT_RESETTING_WIDTH 1
23004
23005
23006 /***********************************/
23007 /* MC_CMD_RX_BALANCING
23008  * Configure a port upconverter to distribute the packets on both RX engines.
23009  * Packets are distributed based on a table with the destination vFIFO. The
23010  * index of the table is a hash of source and destination of IPV4 and VLAN
23011  * priority.
23012  */
23013 #define MC_CMD_RX_BALANCING 0x118
23014 #define MC_CMD_RX_BALANCING_MSGSET 0x118
23015 #undef  MC_CMD_0x118_PRIVILEGE_CTG
23016
23017 #define MC_CMD_0x118_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
23018
23019 /* MC_CMD_RX_BALANCING_IN msgrequest */
23020 #define MC_CMD_RX_BALANCING_IN_LEN 16
23021 /* The RX port whose upconverter table will be modified */
23022 #define MC_CMD_RX_BALANCING_IN_PORT_OFST 0
23023 #define MC_CMD_RX_BALANCING_IN_PORT_LEN 4
23024 /* The VLAN priority associated to the table index and vFIFO */
23025 #define MC_CMD_RX_BALANCING_IN_PRIORITY_OFST 4
23026 #define MC_CMD_RX_BALANCING_IN_PRIORITY_LEN 4
23027 /* The resulting bit of SRC^DST for indexing the table */
23028 #define MC_CMD_RX_BALANCING_IN_SRC_DST_OFST 8
23029 #define MC_CMD_RX_BALANCING_IN_SRC_DST_LEN 4
23030 /* The RX engine to which the vFIFO in the table entry will point to */
23031 #define MC_CMD_RX_BALANCING_IN_ENG_OFST 12
23032 #define MC_CMD_RX_BALANCING_IN_ENG_LEN 4
23033
23034 /* MC_CMD_RX_BALANCING_OUT msgresponse */
23035 #define MC_CMD_RX_BALANCING_OUT_LEN 0
23036
23037
23038 /***********************************/
23039 /* MC_CMD_TSA_BIND
23040  * TSAN - TSAC binding communication protocol. Refer to SF-115479-TC for more
23041  * info in respect to the binding protocol.
23042  */
23043 #define MC_CMD_TSA_BIND 0x119
23044 #define MC_CMD_TSA_BIND_MSGSET 0x119
23045 #undef  MC_CMD_0x119_PRIVILEGE_CTG
23046
23047 #define MC_CMD_0x119_PRIVILEGE_CTG SRIOV_CTG_ADMIN
23048
23049 /* MC_CMD_TSA_BIND_IN msgrequest: Protocol operation code */
23050 #define MC_CMD_TSA_BIND_IN_LEN 4
23051 #define MC_CMD_TSA_BIND_IN_OP_OFST 0
23052 #define MC_CMD_TSA_BIND_IN_OP_LEN 4
23053 /* enum: Obsolete. Use MC_CMD_SECURE_NIC_INFO_IN_STATUS. */
23054 #define MC_CMD_TSA_BIND_OP_GET_ID 0x1
23055 /* enum: Get a binding ticket from the TSAN. The binding ticket is used as part
23056  * of the binding procedure to authorize the binding of an adapter to a TSAID.
23057  * Refer to SF-114946-SW for more information. This sub-command is only
23058  * available over a TLS secure connection between the TSAN and TSAC.
23059  */
23060 #define MC_CMD_TSA_BIND_OP_GET_TICKET 0x2
23061 /* enum: Opcode associated with the propagation of a private key that TSAN uses
23062  * as part of post-binding authentication procedure. More specifically, TSAN
23063  * uses this key for a signing operation. TSAC uses the counterpart public key
23064  * to verify the signature. Note - The post-binding authentication occurs when
23065  * the TSAN-TSAC connection terminates and TSAN tries to reconnect. Refer to
23066  * SF-114946-SW for more information. This sub-command is only available over a
23067  * TLS secure connection between the TSAN and TSAC.
23068  */
23069 #define MC_CMD_TSA_BIND_OP_SET_KEY 0x3
23070 /* enum: Request an insecure unbinding operation. This sub-command is available
23071  * for any privileged client.
23072  */
23073 #define MC_CMD_TSA_BIND_OP_UNBIND 0x4
23074 /* enum: Obsolete. Use MC_CMD_TSA_BIND_OP_SECURE_UNBIND. */
23075 #define MC_CMD_TSA_BIND_OP_UNBIND_EXT 0x5
23076 /* enum: Opcode associated with the propagation of the unbinding secret token.
23077  * TSAN persists the unbinding secret token. Refer to SF-115479-TC for more
23078  * information. This sub-command is only available over a TLS secure connection
23079  * between the TSAN and TSAC.
23080  */
23081 #define MC_CMD_TSA_BIND_OP_SET_UNBINDTOKEN 0x6
23082 /* enum: Obsolete. Use MC_CMD_TSA_BIND_OP_SECURE_DECOMMISSION. */
23083 #define MC_CMD_TSA_BIND_OP_DECOMMISSION 0x7
23084 /* enum: Obsolete. Use MC_CMD_GET_CERTIFICATE. */
23085 #define MC_CMD_TSA_BIND_OP_GET_CERTIFICATE 0x8
23086 /* enum: Request a secure unbinding operation using unbinding token. This sub-
23087  * command is available for any privileged client.
23088  */
23089 #define MC_CMD_TSA_BIND_OP_SECURE_UNBIND 0x9
23090 /* enum: Request a secure decommissioning operation. This sub-command is
23091  * available for any privileged client.
23092  */
23093 #define MC_CMD_TSA_BIND_OP_SECURE_DECOMMISSION 0xa
23094 /* enum: Test facility that allows an adapter to be configured to behave as if
23095  * Bound to a TSA controller with restricted MCDI administrator operations.
23096  * This operation is primarily intended to aid host driver development.
23097  */
23098 #define MC_CMD_TSA_BIND_OP_TEST_MCDI 0xb
23099
23100 /* MC_CMD_TSA_BIND_IN_GET_ID msgrequest: Obsolete. Use
23101  * MC_CMD_SECURE_NIC_INFO_IN_STATUS.
23102  */
23103 #define MC_CMD_TSA_BIND_IN_GET_ID_LEN 20
23104 /* The operation requested. */
23105 #define MC_CMD_TSA_BIND_IN_GET_ID_OP_OFST 0
23106 #define MC_CMD_TSA_BIND_IN_GET_ID_OP_LEN 4
23107 /* Cryptographic nonce that TSAC generates and sends to TSAN. TSAC generates
23108  * the nonce every time as part of the TSAN post-binding authentication
23109  * procedure when the TSAN-TSAC connection terminates and TSAN does need to re-
23110  * connect to the TSAC. Refer to SF-114946-SW for more information.
23111  */
23112 #define MC_CMD_TSA_BIND_IN_GET_ID_NONCE_OFST 4
23113 #define MC_CMD_TSA_BIND_IN_GET_ID_NONCE_LEN 16
23114
23115 /* MC_CMD_TSA_BIND_IN_GET_TICKET msgrequest */
23116 #define MC_CMD_TSA_BIND_IN_GET_TICKET_LEN 4
23117 /* The operation requested. */
23118 #define MC_CMD_TSA_BIND_IN_GET_TICKET_OP_OFST 0
23119 #define MC_CMD_TSA_BIND_IN_GET_TICKET_OP_LEN 4
23120
23121 /* MC_CMD_TSA_BIND_IN_SET_KEY msgrequest */
23122 #define MC_CMD_TSA_BIND_IN_SET_KEY_LENMIN 5
23123 #define MC_CMD_TSA_BIND_IN_SET_KEY_LENMAX 252
23124 #define MC_CMD_TSA_BIND_IN_SET_KEY_LENMAX_MCDI2 1020
23125 #define MC_CMD_TSA_BIND_IN_SET_KEY_LEN(num) (4+1*(num))
23126 #define MC_CMD_TSA_BIND_IN_SET_KEY_DATKEY_NUM(len) (((len)-4)/1)
23127 /* The operation requested. */
23128 #define MC_CMD_TSA_BIND_IN_SET_KEY_OP_OFST 0
23129 #define MC_CMD_TSA_BIND_IN_SET_KEY_OP_LEN 4
23130 /* This data blob contains the private key generated by the TSAC. TSAN uses
23131  * this key for a signing operation. Note- This private key is used in
23132  * conjunction with the post-binding TSAN authentication procedure that occurs
23133  * when the TSAN-TSAC connection terminates and TSAN tries to reconnect. Refer
23134  * to SF-114946-SW for more information.
23135  */
23136 #define MC_CMD_TSA_BIND_IN_SET_KEY_DATKEY_OFST 4
23137 #define MC_CMD_TSA_BIND_IN_SET_KEY_DATKEY_LEN 1
23138 #define MC_CMD_TSA_BIND_IN_SET_KEY_DATKEY_MINNUM 1
23139 #define MC_CMD_TSA_BIND_IN_SET_KEY_DATKEY_MAXNUM 248
23140 #define MC_CMD_TSA_BIND_IN_SET_KEY_DATKEY_MAXNUM_MCDI2 1016
23141
23142 /* MC_CMD_TSA_BIND_IN_UNBIND msgrequest: Request an insecure unbinding
23143  * operation.
23144  */
23145 #define MC_CMD_TSA_BIND_IN_UNBIND_LEN 10
23146 /* The operation requested. */
23147 #define MC_CMD_TSA_BIND_IN_UNBIND_OP_OFST 0
23148 #define MC_CMD_TSA_BIND_IN_UNBIND_OP_LEN 4
23149 /* TSAN unique identifier for the network adapter */
23150 #define MC_CMD_TSA_BIND_IN_UNBIND_TSANID_OFST 4
23151 #define MC_CMD_TSA_BIND_IN_UNBIND_TSANID_LEN 6
23152
23153 /* MC_CMD_TSA_BIND_IN_UNBIND_EXT msgrequest: Obsolete. Use
23154  * MC_CMD_TSA_BIND_IN_SECURE_UNBIND.
23155  */
23156 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_LENMIN 93
23157 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_LENMAX 252
23158 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_LENMAX_MCDI2 1020
23159 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_LEN(num) (92+1*(num))
23160 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_SIG_NUM(len) (((len)-92)/1)
23161 /* The operation requested. */
23162 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_OP_OFST 0
23163 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_OP_LEN 4
23164 /* TSAN unique identifier for the network adapter */
23165 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_TSANID_OFST 4
23166 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_TSANID_LEN 6
23167 /* Align the arguments to 32 bits */
23168 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_TSANID_RSVD_OFST 10
23169 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_TSANID_RSVD_LEN 2
23170 /* This attribute identifies the TSA infrastructure domain. The length of the
23171  * TSAID attribute is limited to 64 bytes. This is how TSA SDK defines the max
23172  * length. Note- The TSAID is the Organizational Unit Name filed as part of the
23173  * root and server certificates.
23174  */
23175 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_TSAID_OFST 12
23176 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_TSAID_LEN 1
23177 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_TSAID_NUM 64
23178 /* Unbinding secret token. The adapter validates this unbinding token by
23179  * comparing it against the one stored on the adapter as part of the
23180  * MC_CMD_TSA_BIND_IN_SET_UNBINDTOKEN msgrequest. Refer to SF-115479-TC for
23181  * more information.
23182  */
23183 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_UNBINDTOKEN_OFST 76
23184 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_UNBINDTOKEN_LEN 16
23185 /* This is the signature of the above mentioned fields- TSANID, TSAID and
23186  * UNBINDTOKEN. As per current requirements, the SIG opaque data blob contains
23187  * ECDSA ECC-384 based signature. The ECC curve is secp384r1. The signature is
23188  * also ASN-1 encoded. Note- The signature is verified based on the public key
23189  * stored into the root certificate that is provisioned on the adapter side.
23190  * This key is known as the PUKtsaid. Refer to SF-115479-TC for more
23191  * information.
23192  */
23193 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_SIG_OFST 92
23194 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_SIG_LEN 1
23195 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_SIG_MINNUM 1
23196 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_SIG_MAXNUM 160
23197 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_SIG_MAXNUM_MCDI2 928
23198
23199 /* MC_CMD_TSA_BIND_IN_SET_UNBINDTOKEN msgrequest */
23200 #define MC_CMD_TSA_BIND_IN_SET_UNBINDTOKEN_LEN 20
23201 /* The operation requested. */
23202 #define MC_CMD_TSA_BIND_IN_SET_UNBINDTOKEN_OP_OFST 0
23203 #define MC_CMD_TSA_BIND_IN_SET_UNBINDTOKEN_OP_LEN 4
23204 /* Unbinding secret token. TSAN persists the unbinding secret token. Refer to
23205  * SF-115479-TC for more information.
23206  */
23207 #define MC_CMD_TSA_BIND_IN_SET_UNBINDTOKEN_UNBINDTOKEN_OFST 4
23208 #define MC_CMD_TSA_BIND_IN_SET_UNBINDTOKEN_UNBINDTOKEN_LEN 16
23209 /* enum: There are situations when the binding process does not complete
23210  * successfully due to key, other attributes corruption at the database level
23211  * (Controller). Adapter can't connect to the controller anymore. To recover,
23212  * make usage of the decommission command that forces the adapter into
23213  * unbinding state.
23214  */
23215 #define MC_CMD_TSA_BIND_IN_SET_UNBINDTOKEN_ADAPTER_BINDING_FAILURE 0x1
23216
23217 /* MC_CMD_TSA_BIND_IN_DECOMMISSION msgrequest: Obsolete. Use
23218  * MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION.
23219  */
23220 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_LENMIN 109
23221 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_LENMAX 252
23222 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_LENMAX_MCDI2 1020
23223 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_LEN(num) (108+1*(num))
23224 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_SIG_NUM(len) (((len)-108)/1)
23225 /* This is the signature of the above mentioned fields- TSAID, USER and REASON.
23226  * As per current requirements, the SIG opaque data blob contains ECDSA ECC-384
23227  * based signature. The ECC curve is secp384r1. The signature is also ASN-1
23228  * encoded . Note- The signature is verified based on the public key stored
23229  * into the root certificate that is provisioned on the adapter side. This key
23230  * is known as the PUKtsaid. Refer to SF-115479-TC for more information.
23231  */
23232 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_SIG_OFST 108
23233 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_SIG_LEN 1
23234 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_SIG_MINNUM 1
23235 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_SIG_MAXNUM 144
23236 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_SIG_MAXNUM_MCDI2 912
23237 /* The operation requested. */
23238 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_OP_OFST 0
23239 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_OP_LEN 4
23240 /* This attribute identifies the TSA infrastructure domain. The length of the
23241  * TSAID attribute is limited to 64 bytes. This is how TSA SDK defines the max
23242  * length. Note- The TSAID is the Organizational Unit Name filed as part of the
23243  * root and server certificates.
23244  */
23245 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_TSAID_OFST 4
23246 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_TSAID_LEN 1
23247 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_TSAID_NUM 64
23248 /* User ID that comes, as an example, from the Controller. Note- The 33 byte
23249  * length of this attribute is max length of the linux user name plus null
23250  * character.
23251  */
23252 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_USER_OFST 68
23253 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_USER_LEN 1
23254 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_USER_NUM 33
23255 /* Align the arguments to 32 bits */
23256 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_USER_RSVD_OFST 101
23257 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_USER_RSVD_LEN 3
23258 /* Reason of why decommissioning happens Note- The list of reasons, defined as
23259  * part of the enumeration below, can be extended.
23260  */
23261 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_REASON_OFST 104
23262 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_REASON_LEN 4
23263
23264 /* MC_CMD_TSA_BIND_IN_GET_CERTIFICATE msgrequest: Obsolete. Use
23265  * MC_CMD_GET_CERTIFICATE.
23266  */
23267 #define MC_CMD_TSA_BIND_IN_GET_CERTIFICATE_LEN 8
23268 /* The operation requested, must be MC_CMD_TSA_BIND_OP_GET_CERTIFICATE. */
23269 #define MC_CMD_TSA_BIND_IN_GET_CERTIFICATE_OP_OFST 0
23270 #define MC_CMD_TSA_BIND_IN_GET_CERTIFICATE_OP_LEN 4
23271 /* Type of the certificate to be retrieved. */
23272 #define MC_CMD_TSA_BIND_IN_GET_CERTIFICATE_TYPE_OFST 4
23273 #define MC_CMD_TSA_BIND_IN_GET_CERTIFICATE_TYPE_LEN 4
23274 #define MC_CMD_TSA_BIND_IN_GET_CERTIFICATE_UNUSED 0x0 /* enum */
23275 /* enum: Adapter Authentication Certificate (AAC). The AAC is used by the
23276  * controller to verify the authenticity of the adapter.
23277  */
23278 #define MC_CMD_TSA_BIND_IN_GET_CERTIFICATE_AAC 0x1
23279 /* enum: Adapter Authentication Signing Certificate (AASC). The AASC is used by
23280  * the controller to verify the validity of AAC.
23281  */
23282 #define MC_CMD_TSA_BIND_IN_GET_CERTIFICATE_AASC 0x2
23283
23284 /* MC_CMD_TSA_BIND_IN_SECURE_UNBIND msgrequest: Request a secure unbinding
23285  * operation using unbinding token.
23286  */
23287 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_LENMIN 97
23288 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_LENMAX 200
23289 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_LENMAX_MCDI2 200
23290 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_LEN(num) (96+1*(num))
23291 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_SIG_NUM(len) (((len)-96)/1)
23292 /* The operation requested, must be MC_CMD_TSA_BIND_OP_SECURE_UNBIND. */
23293 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_OP_OFST 0
23294 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_OP_LEN 4
23295 /* Type of the message. (MESSAGE_TYPE_xxx) Must be
23296  * MESSAGE_TYPE_TSA_SECURE_UNBIND.
23297  */
23298 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_MESSAGE_TYPE_OFST 4
23299 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_MESSAGE_TYPE_LEN 4
23300 /* TSAN unique identifier for the network adapter */
23301 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_TSANID_OFST 8
23302 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_TSANID_LEN 6
23303 /* Align the arguments to 32 bits */
23304 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_TSANID_RSVD_OFST 14
23305 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_TSANID_RSVD_LEN 2
23306 /* A NUL padded US-ASCII string identifying the TSA infrastructure domain. This
23307  * field is for information only, and not used by the firmware. Note- The TSAID
23308  * is the Organizational Unit Name field as part of the root and server
23309  * certificates.
23310  */
23311 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_TSAID_OFST 16
23312 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_TSAID_LEN 1
23313 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_TSAID_NUM 64
23314 /* Unbinding secret token. The adapter validates this unbinding token by
23315  * comparing it against the one stored on the adapter as part of the
23316  * MC_CMD_TSA_BIND_IN_SET_UNBINDTOKEN msgrequest. Refer to SF-115479-TC for
23317  * more information.
23318  */
23319 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_UNBINDTOKEN_OFST 80
23320 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_UNBINDTOKEN_LEN 16
23321 /* The signature computed and encoded as specified by MESSAGE_TYPE. */
23322 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_SIG_OFST 96
23323 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_SIG_LEN 1
23324 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_SIG_MINNUM 1
23325 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_SIG_MAXNUM 104
23326 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_SIG_MAXNUM_MCDI2 104
23327
23328 /* MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION msgrequest: Request a secure
23329  * decommissioning operation.
23330  */
23331 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_LENMIN 113
23332 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_LENMAX 216
23333 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_LENMAX_MCDI2 216
23334 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_LEN(num) (112+1*(num))
23335 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_SIG_NUM(len) (((len)-112)/1)
23336 /* The operation requested, must be MC_CMD_TSA_BIND_OP_SECURE_DECOMMISSION. */
23337 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_OP_OFST 0
23338 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_OP_LEN 4
23339 /* Type of the message. (MESSAGE_TYPE_xxx) Must be
23340  * MESSAGE_TYPE_SECURE_DECOMMISSION.
23341  */
23342 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_MESSAGE_TYPE_OFST 4
23343 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_MESSAGE_TYPE_LEN 4
23344 /* A NUL padded US-ASCII string identifying the TSA infrastructure domain. This
23345  * field is for information only, and not used by the firmware. Note- The TSAID
23346  * is the Organizational Unit Name field as part of the root and server
23347  * certificates.
23348  */
23349 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_TSAID_OFST 8
23350 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_TSAID_LEN 1
23351 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_TSAID_NUM 64
23352 /* A NUL padded US-ASCII string containing user name of the creator of the
23353  * decommissioning ticket. This field is for information only, and not used by
23354  * the firmware.
23355  */
23356 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_USER_OFST 72
23357 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_USER_LEN 1
23358 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_USER_NUM 36
23359 /* Reason of why decommissioning happens */
23360 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_REASON_OFST 108
23361 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_REASON_LEN 4
23362 /* enum: There are situations when the binding process does not complete
23363  * successfully due to key, other attributes corruption at the database level
23364  * (Controller). Adapter can't connect to the controller anymore. To recover,
23365  * use the decommission command to force the adapter into unbound state.
23366  */
23367 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_ADAPTER_BINDING_FAILURE 0x1
23368 /* The signature computed and encoded as specified by MESSAGE_TYPE. */
23369 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_SIG_OFST 112
23370 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_SIG_LEN 1
23371 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_SIG_MINNUM 1
23372 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_SIG_MAXNUM 104
23373 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_SIG_MAXNUM_MCDI2 104
23374
23375 /* MC_CMD_TSA_BIND_IN_TEST_MCDI msgrequest: Test mode that emulates MCDI
23376  * interface restrictions of a bound adapter. This operation is intended for
23377  * test use on adapters that are not deployed and bound to a TSA Controller.
23378  * Using it on a Bound adapter will succeed but will not alter the MCDI
23379  * privileges as MCDI operations will already be restricted.
23380  */
23381 #define MC_CMD_TSA_BIND_IN_TEST_MCDI_LEN 8
23382 /* The operation requested must be MC_CMD_TSA_BIND_OP_TEST_MCDI. */
23383 #define MC_CMD_TSA_BIND_IN_TEST_MCDI_OP_OFST 0
23384 #define MC_CMD_TSA_BIND_IN_TEST_MCDI_OP_LEN 4
23385 /* Enable or disable emulation of bound adapter */
23386 #define MC_CMD_TSA_BIND_IN_TEST_MCDI_CTRL_OFST 4
23387 #define MC_CMD_TSA_BIND_IN_TEST_MCDI_CTRL_LEN 4
23388 #define MC_CMD_TSA_BIND_IN_TEST_MCDI_DISABLE 0x0 /* enum */
23389 #define MC_CMD_TSA_BIND_IN_TEST_MCDI_ENABLE 0x1 /* enum */
23390
23391 /* MC_CMD_TSA_BIND_OUT_GET_ID msgresponse: Obsolete. Use
23392  * MC_CMD_SECURE_NIC_INFO_OUT_STATUS.
23393  */
23394 #define MC_CMD_TSA_BIND_OUT_GET_ID_LENMIN 15
23395 #define MC_CMD_TSA_BIND_OUT_GET_ID_LENMAX 252
23396 #define MC_CMD_TSA_BIND_OUT_GET_ID_LENMAX_MCDI2 1020
23397 #define MC_CMD_TSA_BIND_OUT_GET_ID_LEN(num) (14+1*(num))
23398 #define MC_CMD_TSA_BIND_OUT_GET_ID_SIG_NUM(len) (((len)-14)/1)
23399 /* The protocol operation code MC_CMD_TSA_BIND_OP_GET_ID that is sent back to
23400  * the caller.
23401  */
23402 #define MC_CMD_TSA_BIND_OUT_GET_ID_OP_OFST 0
23403 #define MC_CMD_TSA_BIND_OUT_GET_ID_OP_LEN 4
23404 /* Rules engine type. Note- The rules engine type allows TSAC to further
23405  * identify the connected endpoint (e.g. TSAN, NIC Emulator) type and take the
23406  * proper action accordingly. As an example, TSAC uses the rules engine type to
23407  * select the SF key that differs in the case of TSAN vs. NIC Emulator.
23408  */
23409 #define MC_CMD_TSA_BIND_OUT_GET_ID_RULE_ENGINE_OFST 4
23410 #define MC_CMD_TSA_BIND_OUT_GET_ID_RULE_ENGINE_LEN 4
23411 /* enum: Hardware rules engine. */
23412 #define MC_CMD_TSA_BIND_OUT_GET_ID_RULE_ENGINE_TSAN 0x1
23413 /* enum: Nic emulator rules engine. */
23414 #define MC_CMD_TSA_BIND_OUT_GET_ID_RULE_ENGINE_NEMU 0x2
23415 /* enum: SSFE. */
23416 #define MC_CMD_TSA_BIND_OUT_GET_ID_RULE_ENGINE_SSFE 0x3
23417 /* TSAN unique identifier for the network adapter */
23418 #define MC_CMD_TSA_BIND_OUT_GET_ID_TSANID_OFST 8
23419 #define MC_CMD_TSA_BIND_OUT_GET_ID_TSANID_LEN 6
23420 /* The signature data blob. The signature is computed against the message
23421  * formed by TSAN ID concatenated with the NONCE value. Refer to SF-115479-TC
23422  * for more information also in respect to the private keys that are used to
23423  * sign the message based on TSAN pre/post-binding authentication procedure.
23424  */
23425 #define MC_CMD_TSA_BIND_OUT_GET_ID_SIG_OFST 14
23426 #define MC_CMD_TSA_BIND_OUT_GET_ID_SIG_LEN 1
23427 #define MC_CMD_TSA_BIND_OUT_GET_ID_SIG_MINNUM 1
23428 #define MC_CMD_TSA_BIND_OUT_GET_ID_SIG_MAXNUM 238
23429 #define MC_CMD_TSA_BIND_OUT_GET_ID_SIG_MAXNUM_MCDI2 1006
23430
23431 /* MC_CMD_TSA_BIND_OUT_GET_TICKET msgresponse */
23432 #define MC_CMD_TSA_BIND_OUT_GET_TICKET_LENMIN 5
23433 #define MC_CMD_TSA_BIND_OUT_GET_TICKET_LENMAX 252
23434 #define MC_CMD_TSA_BIND_OUT_GET_TICKET_LENMAX_MCDI2 1020
23435 #define MC_CMD_TSA_BIND_OUT_GET_TICKET_LEN(num) (4+1*(num))
23436 #define MC_CMD_TSA_BIND_OUT_GET_TICKET_TICKET_NUM(len) (((len)-4)/1)
23437 /* The protocol operation code MC_CMD_TSA_BIND_OP_GET_TICKET that is sent back
23438  * to the caller.
23439  */
23440 #define MC_CMD_TSA_BIND_OUT_GET_TICKET_OP_OFST 0
23441 #define MC_CMD_TSA_BIND_OUT_GET_TICKET_OP_LEN 4
23442 /* The ticket represents the data blob construct that TSAN sends to TSAC as
23443  * part of the binding protocol. From the TSAN perspective the ticket is an
23444  * opaque construct. For more info refer to SF-115479-TC.
23445  */
23446 #define MC_CMD_TSA_BIND_OUT_GET_TICKET_TICKET_OFST 4
23447 #define MC_CMD_TSA_BIND_OUT_GET_TICKET_TICKET_LEN 1
23448 #define MC_CMD_TSA_BIND_OUT_GET_TICKET_TICKET_MINNUM 1
23449 #define MC_CMD_TSA_BIND_OUT_GET_TICKET_TICKET_MAXNUM 248
23450 #define MC_CMD_TSA_BIND_OUT_GET_TICKET_TICKET_MAXNUM_MCDI2 1016
23451
23452 /* MC_CMD_TSA_BIND_OUT_SET_KEY msgresponse */
23453 #define MC_CMD_TSA_BIND_OUT_SET_KEY_LEN 4
23454 /* The protocol operation code MC_CMD_TSA_BIND_OP_SET_KEY that is sent back to
23455  * the caller.
23456  */
23457 #define MC_CMD_TSA_BIND_OUT_SET_KEY_OP_OFST 0
23458 #define MC_CMD_TSA_BIND_OUT_SET_KEY_OP_LEN 4
23459
23460 /* MC_CMD_TSA_BIND_OUT_UNBIND msgresponse: Response to insecure unbind request.
23461  */
23462 #define MC_CMD_TSA_BIND_OUT_UNBIND_LEN 8
23463 /* Same as MC_CMD_ERR field, but included as 0 in success cases */
23464 #define MC_CMD_TSA_BIND_OUT_UNBIND_RESULT_OFST 0
23465 #define MC_CMD_TSA_BIND_OUT_UNBIND_RESULT_LEN 4
23466 /* Extra status information */
23467 #define MC_CMD_TSA_BIND_OUT_UNBIND_INFO_OFST 4
23468 #define MC_CMD_TSA_BIND_OUT_UNBIND_INFO_LEN 4
23469 /* enum: Unbind successful. */
23470 #define MC_CMD_TSA_BIND_OUT_UNBIND_OK_UNBOUND 0x0
23471 /* enum: TSANID mismatch */
23472 #define MC_CMD_TSA_BIND_OUT_UNBIND_ERR_BAD_TSANID 0x1
23473 /* enum: Unable to remove the binding ticket from persistent storage. */
23474 #define MC_CMD_TSA_BIND_OUT_UNBIND_ERR_REMOVE_TICKET 0x2
23475 /* enum: TSAN is not bound to a binding ticket. */
23476 #define MC_CMD_TSA_BIND_OUT_UNBIND_ERR_NOT_BOUND 0x3
23477
23478 /* MC_CMD_TSA_BIND_OUT_UNBIND_EXT msgresponse: Obsolete. Use
23479  * MC_CMD_TSA_BIND_OUT_SECURE_UNBIND.
23480  */
23481 #define MC_CMD_TSA_BIND_OUT_UNBIND_EXT_LEN 8
23482 /* Same as MC_CMD_ERR field, but included as 0 in success cases */
23483 #define MC_CMD_TSA_BIND_OUT_UNBIND_EXT_RESULT_OFST 0
23484 #define MC_CMD_TSA_BIND_OUT_UNBIND_EXT_RESULT_LEN 4
23485 /* Extra status information */
23486 #define MC_CMD_TSA_BIND_OUT_UNBIND_EXT_INFO_OFST 4
23487 #define MC_CMD_TSA_BIND_OUT_UNBIND_EXT_INFO_LEN 4
23488 /* enum: Unbind successful. */
23489 #define MC_CMD_TSA_BIND_OUT_UNBIND_EXT_OK_UNBOUND 0x0
23490 /* enum: TSANID mismatch */
23491 #define MC_CMD_TSA_BIND_OUT_UNBIND_EXT_ERR_BAD_TSANID 0x1
23492 /* enum: Unable to remove the binding ticket from persistent storage. */
23493 #define MC_CMD_TSA_BIND_OUT_UNBIND_EXT_ERR_REMOVE_TICKET 0x2
23494 /* enum: TSAN is not bound to a binding ticket. */
23495 #define MC_CMD_TSA_BIND_OUT_UNBIND_EXT_ERR_NOT_BOUND 0x3
23496 /* enum: Invalid unbind token */
23497 #define MC_CMD_TSA_BIND_OUT_UNBIND_EXT_ERR_BAD_TOKEN 0x4
23498 /* enum: Invalid signature */
23499 #define MC_CMD_TSA_BIND_OUT_UNBIND_EXT_ERR_BAD_SIGNATURE 0x5
23500
23501 /* MC_CMD_TSA_BIND_OUT_SET_UNBINDTOKEN msgresponse */
23502 #define MC_CMD_TSA_BIND_OUT_SET_UNBINDTOKEN_LEN 4
23503 /* The protocol operation code MC_CMD_TSA_BIND_OP_SET_UNBINDTOKEN that is sent
23504  * back to the caller.
23505  */
23506 #define MC_CMD_TSA_BIND_OUT_SET_UNBINDTOKEN_OP_OFST 0
23507 #define MC_CMD_TSA_BIND_OUT_SET_UNBINDTOKEN_OP_LEN 4
23508
23509 /* MC_CMD_TSA_BIND_OUT_DECOMMISSION msgresponse: Obsolete. Use
23510  * MC_CMD_TSA_BIND_OUT_SECURE_DECOMMISSION.
23511  */
23512 #define MC_CMD_TSA_BIND_OUT_DECOMMISSION_LEN 4
23513 /* The protocol operation code MC_CMD_TSA_BIND_OP_DECOMMISSION that is sent
23514  * back to the caller.
23515  */
23516 #define MC_CMD_TSA_BIND_OUT_DECOMMISSION_OP_OFST 0
23517 #define MC_CMD_TSA_BIND_OUT_DECOMMISSION_OP_LEN 4
23518
23519 /* MC_CMD_TSA_BIND_OUT_GET_CERTIFICATE msgresponse */
23520 #define MC_CMD_TSA_BIND_OUT_GET_CERTIFICATE_LENMIN 9
23521 #define MC_CMD_TSA_BIND_OUT_GET_CERTIFICATE_LENMAX 252
23522 #define MC_CMD_TSA_BIND_OUT_GET_CERTIFICATE_LENMAX_MCDI2 1020
23523 #define MC_CMD_TSA_BIND_OUT_GET_CERTIFICATE_LEN(num) (8+1*(num))
23524 #define MC_CMD_TSA_BIND_OUT_GET_CERTIFICATE_DATA_NUM(len) (((len)-8)/1)
23525 /* The protocol operation code MC_CMD_TSA_BIND_OP_GET_CERTIFICATE that is sent
23526  * back to the caller.
23527  */
23528 #define MC_CMD_TSA_BIND_OUT_GET_CERTIFICATE_OP_OFST 0
23529 #define MC_CMD_TSA_BIND_OUT_GET_CERTIFICATE_OP_LEN 4
23530 /* Type of the certificate. */
23531 #define MC_CMD_TSA_BIND_OUT_GET_CERTIFICATE_TYPE_OFST 4
23532 #define MC_CMD_TSA_BIND_OUT_GET_CERTIFICATE_TYPE_LEN 4
23533 /*            Enum values, see field(s): */
23534 /*               MC_CMD_TSA_BIND_IN_GET_CERTIFICATE/TYPE */
23535 /* The certificate data. */
23536 #define MC_CMD_TSA_BIND_OUT_GET_CERTIFICATE_DATA_OFST 8
23537 #define MC_CMD_TSA_BIND_OUT_GET_CERTIFICATE_DATA_LEN 1
23538 #define MC_CMD_TSA_BIND_OUT_GET_CERTIFICATE_DATA_MINNUM 1
23539 #define MC_CMD_TSA_BIND_OUT_GET_CERTIFICATE_DATA_MAXNUM 244
23540 #define MC_CMD_TSA_BIND_OUT_GET_CERTIFICATE_DATA_MAXNUM_MCDI2 1012
23541
23542 /* MC_CMD_TSA_BIND_OUT_SECURE_UNBIND msgresponse: Response to secure unbind
23543  * request.
23544  */
23545 #define MC_CMD_TSA_BIND_OUT_SECURE_UNBIND_LEN 8
23546 /* The protocol operation code that is sent back to the caller. */
23547 #define MC_CMD_TSA_BIND_OUT_SECURE_UNBIND_OP_OFST 0
23548 #define MC_CMD_TSA_BIND_OUT_SECURE_UNBIND_OP_LEN 4
23549 #define MC_CMD_TSA_BIND_OUT_SECURE_UNBIND_RESULT_OFST 4
23550 #define MC_CMD_TSA_BIND_OUT_SECURE_UNBIND_RESULT_LEN 4
23551 /* enum: Unbind successful. */
23552 #define MC_CMD_TSA_BIND_OUT_SECURE_UNBIND_OK_UNBOUND 0x0
23553 /* enum: TSANID mismatch */
23554 #define MC_CMD_TSA_BIND_OUT_SECURE_UNBIND_ERR_BAD_TSANID 0x1
23555 /* enum: Unable to remove the binding ticket from persistent storage. */
23556 #define MC_CMD_TSA_BIND_OUT_SECURE_UNBIND_ERR_REMOVE_TICKET 0x2
23557 /* enum: TSAN is not bound to a domain. */
23558 #define MC_CMD_TSA_BIND_OUT_SECURE_UNBIND_ERR_NOT_BOUND 0x3
23559 /* enum: Invalid unbind token */
23560 #define MC_CMD_TSA_BIND_OUT_SECURE_UNBIND_ERR_BAD_TOKEN 0x4
23561 /* enum: Invalid signature */
23562 #define MC_CMD_TSA_BIND_OUT_SECURE_UNBIND_ERR_BAD_SIGNATURE 0x5
23563
23564 /* MC_CMD_TSA_BIND_OUT_SECURE_DECOMMISSION msgresponse: Response to secure
23565  * decommission request.
23566  */
23567 #define MC_CMD_TSA_BIND_OUT_SECURE_DECOMMISSION_LEN 8
23568 /* The protocol operation code that is sent back to the caller. */
23569 #define MC_CMD_TSA_BIND_OUT_SECURE_DECOMMISSION_OP_OFST 0
23570 #define MC_CMD_TSA_BIND_OUT_SECURE_DECOMMISSION_OP_LEN 4
23571 #define MC_CMD_TSA_BIND_OUT_SECURE_DECOMMISSION_RESULT_OFST 4
23572 #define MC_CMD_TSA_BIND_OUT_SECURE_DECOMMISSION_RESULT_LEN 4
23573 /* enum: Unbind successful. */
23574 #define MC_CMD_TSA_BIND_OUT_SECURE_DECOMMISSION_OK_UNBOUND 0x0
23575 /* enum: TSANID mismatch */
23576 #define MC_CMD_TSA_BIND_OUT_SECURE_DECOMMISSION_ERR_BAD_TSANID 0x1
23577 /* enum: Unable to remove the binding ticket from persistent storage. */
23578 #define MC_CMD_TSA_BIND_OUT_SECURE_DECOMMISSION_ERR_REMOVE_TICKET 0x2
23579 /* enum: TSAN is not bound to a domain. */
23580 #define MC_CMD_TSA_BIND_OUT_SECURE_DECOMMISSION_ERR_NOT_BOUND 0x3
23581 /* enum: Invalid unbind token */
23582 #define MC_CMD_TSA_BIND_OUT_SECURE_DECOMMISSION_ERR_BAD_TOKEN 0x4
23583 /* enum: Invalid signature */
23584 #define MC_CMD_TSA_BIND_OUT_SECURE_DECOMMISSION_ERR_BAD_SIGNATURE 0x5
23585
23586 /* MC_CMD_TSA_BIND_OUT_TEST_MCDI msgrequest */
23587 #define MC_CMD_TSA_BIND_OUT_TEST_MCDI_LEN 4
23588 /* The protocol operation code MC_CMD_TSA_BIND_OP_TEST_MCDI that is sent back
23589  * to the caller.
23590  */
23591 #define MC_CMD_TSA_BIND_OUT_TEST_MCDI_OP_OFST 0
23592 #define MC_CMD_TSA_BIND_OUT_TEST_MCDI_OP_LEN 4
23593
23594
23595 /***********************************/
23596 /* MC_CMD_MANAGE_SECURITY_RULESET_CACHE
23597  * Manage the persistent NVRAM cache of security rules created with
23598  * MC_CMD_SET_SECURITY_RULE. Note that the cache is not automatically updated
23599  * as rules are added or removed; the active ruleset must be explicitly
23600  * committed to the cache. The cache may also be explicitly invalidated,
23601  * without affecting the currently active ruleset. When the cache is valid, it
23602  * will be loaded at power on or MC reboot, instead of the default ruleset.
23603  * Rollback of the currently active ruleset to the cached version (when it is
23604  * valid) is also supported. (Medford-only; for use by SolarSecure apps, not
23605  * directly by drivers. See SF-114946-SW.) NOTE - The only sub-operation
23606  * allowed in an adapter bound to a TSA controller from the local host is
23607  * OP_GET_CACHED_VERSION. All other sub-operations are prohibited.
23608  */
23609 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE 0x11a
23610 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_MSGSET 0x11a
23611 #undef  MC_CMD_0x11a_PRIVILEGE_CTG
23612
23613 #define MC_CMD_0x11a_PRIVILEGE_CTG SRIOV_CTG_ADMIN
23614
23615 /* MC_CMD_MANAGE_SECURITY_RULESET_CACHE_IN msgrequest */
23616 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_IN_LEN 4
23617 /* the operation to perform */
23618 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_IN_OP_OFST 0
23619 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_IN_OP_LEN 4
23620 /* enum: reports the ruleset version that is cached in persistent storage but
23621  * performs no other action
23622  */
23623 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_IN_OP_GET_CACHED_VERSION 0x0
23624 /* enum: rolls back the active state to the cached version. (May fail with
23625  * ENOENT if there is no valid cached version.)
23626  */
23627 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_IN_OP_ROLLBACK 0x1
23628 /* enum: commits the active state to the persistent cache */
23629 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_IN_OP_COMMIT 0x2
23630 /* enum: invalidates the persistent cache without affecting the active state */
23631 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_IN_OP_INVALIDATE 0x3
23632
23633 /* MC_CMD_MANAGE_SECURITY_RULESET_CACHE_OUT msgresponse */
23634 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_OUT_LENMIN 5
23635 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_OUT_LENMAX 252
23636 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_OUT_LENMAX_MCDI2 1020
23637 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_OUT_LEN(num) (4+1*(num))
23638 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_OUT_VERSION_NUM(len) (((len)-4)/1)
23639 /* indicates whether the persistent cache is valid (after completion of the
23640  * requested operation in the case of rollback, commit, or invalidate)
23641  */
23642 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_OUT_STATE_OFST 0
23643 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_OUT_STATE_LEN 4
23644 /* enum: persistent cache is invalid (the VERSION field will be empty in this
23645  * case)
23646  */
23647 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_OUT_STATE_INVALID 0x0
23648 /* enum: persistent cache is valid */
23649 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_OUT_STATE_VALID 0x1
23650 /* cached ruleset version (after completion of the requested operation, in the
23651  * case of rollback, commit, or invalidate) as an opaque hash value in the same
23652  * form as MC_CMD_GET_SECURITY_RULESET_VERSION_OUT_VERSION
23653  */
23654 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_OUT_VERSION_OFST 4
23655 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_OUT_VERSION_LEN 1
23656 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_OUT_VERSION_MINNUM 1
23657 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_OUT_VERSION_MAXNUM 248
23658 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_OUT_VERSION_MAXNUM_MCDI2 1016
23659
23660
23661 /***********************************/
23662 /* MC_CMD_NVRAM_PRIVATE_APPEND
23663  * Append a single TLV to the MC_USAGE_TLV partition. Returns MC_CMD_ERR_EEXIST
23664  * if the tag is already present.
23665  */
23666 #define MC_CMD_NVRAM_PRIVATE_APPEND 0x11c
23667 #define MC_CMD_NVRAM_PRIVATE_APPEND_MSGSET 0x11c
23668 #undef  MC_CMD_0x11c_PRIVILEGE_CTG
23669
23670 #define MC_CMD_0x11c_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
23671
23672 /* MC_CMD_NVRAM_PRIVATE_APPEND_IN msgrequest */
23673 #define MC_CMD_NVRAM_PRIVATE_APPEND_IN_LENMIN 9
23674 #define MC_CMD_NVRAM_PRIVATE_APPEND_IN_LENMAX 252
23675 #define MC_CMD_NVRAM_PRIVATE_APPEND_IN_LENMAX_MCDI2 1020
23676 #define MC_CMD_NVRAM_PRIVATE_APPEND_IN_LEN(num) (8+1*(num))
23677 #define MC_CMD_NVRAM_PRIVATE_APPEND_IN_DATA_BUFFER_NUM(len) (((len)-8)/1)
23678 /* The tag to be appended */
23679 #define MC_CMD_NVRAM_PRIVATE_APPEND_IN_TAG_OFST 0
23680 #define MC_CMD_NVRAM_PRIVATE_APPEND_IN_TAG_LEN 4
23681 /* The length of the data */
23682 #define MC_CMD_NVRAM_PRIVATE_APPEND_IN_LENGTH_OFST 4
23683 #define MC_CMD_NVRAM_PRIVATE_APPEND_IN_LENGTH_LEN 4
23684 /* The data to be contained in the TLV structure */
23685 #define MC_CMD_NVRAM_PRIVATE_APPEND_IN_DATA_BUFFER_OFST 8
23686 #define MC_CMD_NVRAM_PRIVATE_APPEND_IN_DATA_BUFFER_LEN 1
23687 #define MC_CMD_NVRAM_PRIVATE_APPEND_IN_DATA_BUFFER_MINNUM 1
23688 #define MC_CMD_NVRAM_PRIVATE_APPEND_IN_DATA_BUFFER_MAXNUM 244
23689 #define MC_CMD_NVRAM_PRIVATE_APPEND_IN_DATA_BUFFER_MAXNUM_MCDI2 1012
23690
23691 /* MC_CMD_NVRAM_PRIVATE_APPEND_OUT msgresponse */
23692 #define MC_CMD_NVRAM_PRIVATE_APPEND_OUT_LEN 0
23693
23694
23695 /***********************************/
23696 /* MC_CMD_XPM_VERIFY_CONTENTS
23697  * Verify that the contents of the XPM memory is correct (Medford only). This
23698  * is used during manufacture to check that the XPM memory has been programmed
23699  * correctly at ATE.
23700  */
23701 #define MC_CMD_XPM_VERIFY_CONTENTS 0x11b
23702 #define MC_CMD_XPM_VERIFY_CONTENTS_MSGSET 0x11b
23703 #undef  MC_CMD_0x11b_PRIVILEGE_CTG
23704
23705 #define MC_CMD_0x11b_PRIVILEGE_CTG SRIOV_CTG_ADMIN
23706
23707 /* MC_CMD_XPM_VERIFY_CONTENTS_IN msgrequest */
23708 #define MC_CMD_XPM_VERIFY_CONTENTS_IN_LEN 4
23709 /* Data type to be checked */
23710 #define MC_CMD_XPM_VERIFY_CONTENTS_IN_DATA_TYPE_OFST 0
23711 #define MC_CMD_XPM_VERIFY_CONTENTS_IN_DATA_TYPE_LEN 4
23712
23713 /* MC_CMD_XPM_VERIFY_CONTENTS_OUT msgresponse */
23714 #define MC_CMD_XPM_VERIFY_CONTENTS_OUT_LENMIN 12
23715 #define MC_CMD_XPM_VERIFY_CONTENTS_OUT_LENMAX 252
23716 #define MC_CMD_XPM_VERIFY_CONTENTS_OUT_LENMAX_MCDI2 1020
23717 #define MC_CMD_XPM_VERIFY_CONTENTS_OUT_LEN(num) (12+1*(num))
23718 #define MC_CMD_XPM_VERIFY_CONTENTS_OUT_SIGNATURE_NUM(len) (((len)-12)/1)
23719 /* Number of sectors found (test builds only) */
23720 #define MC_CMD_XPM_VERIFY_CONTENTS_OUT_NUM_SECTORS_OFST 0
23721 #define MC_CMD_XPM_VERIFY_CONTENTS_OUT_NUM_SECTORS_LEN 4
23722 /* Number of bytes found (test builds only) */
23723 #define MC_CMD_XPM_VERIFY_CONTENTS_OUT_NUM_BYTES_OFST 4
23724 #define MC_CMD_XPM_VERIFY_CONTENTS_OUT_NUM_BYTES_LEN 4
23725 /* Length of signature */
23726 #define MC_CMD_XPM_VERIFY_CONTENTS_OUT_SIG_LENGTH_OFST 8
23727 #define MC_CMD_XPM_VERIFY_CONTENTS_OUT_SIG_LENGTH_LEN 4
23728 /* Signature */
23729 #define MC_CMD_XPM_VERIFY_CONTENTS_OUT_SIGNATURE_OFST 12
23730 #define MC_CMD_XPM_VERIFY_CONTENTS_OUT_SIGNATURE_LEN 1
23731 #define MC_CMD_XPM_VERIFY_CONTENTS_OUT_SIGNATURE_MINNUM 0
23732 #define MC_CMD_XPM_VERIFY_CONTENTS_OUT_SIGNATURE_MAXNUM 240
23733 #define MC_CMD_XPM_VERIFY_CONTENTS_OUT_SIGNATURE_MAXNUM_MCDI2 1008
23734
23735
23736 /***********************************/
23737 /* MC_CMD_SET_EVQ_TMR
23738  * Update the timer load, timer reload and timer mode values for a given EVQ.
23739  * The requested timer values (in TMR_LOAD_REQ_NS and TMR_RELOAD_REQ_NS) will
23740  * be rounded up to the granularity supported by the hardware, then truncated
23741  * to the range supported by the hardware. The resulting value after the
23742  * rounding and truncation will be returned to the caller (in TMR_LOAD_ACT_NS
23743  * and TMR_RELOAD_ACT_NS).
23744  */
23745 #define MC_CMD_SET_EVQ_TMR 0x120
23746 #define MC_CMD_SET_EVQ_TMR_MSGSET 0x120
23747 #undef  MC_CMD_0x120_PRIVILEGE_CTG
23748
23749 #define MC_CMD_0x120_PRIVILEGE_CTG SRIOV_CTG_GENERAL
23750
23751 /* MC_CMD_SET_EVQ_TMR_IN msgrequest */
23752 #define MC_CMD_SET_EVQ_TMR_IN_LEN 16
23753 /* Function-relative queue instance */
23754 #define MC_CMD_SET_EVQ_TMR_IN_INSTANCE_OFST 0
23755 #define MC_CMD_SET_EVQ_TMR_IN_INSTANCE_LEN 4
23756 /* Requested value for timer load (in nanoseconds) */
23757 #define MC_CMD_SET_EVQ_TMR_IN_TMR_LOAD_REQ_NS_OFST 4
23758 #define MC_CMD_SET_EVQ_TMR_IN_TMR_LOAD_REQ_NS_LEN 4
23759 /* Requested value for timer reload (in nanoseconds) */
23760 #define MC_CMD_SET_EVQ_TMR_IN_TMR_RELOAD_REQ_NS_OFST 8
23761 #define MC_CMD_SET_EVQ_TMR_IN_TMR_RELOAD_REQ_NS_LEN 4
23762 /* Timer mode. Meanings as per EVQ_TMR_REG.TC_TIMER_VAL */
23763 #define MC_CMD_SET_EVQ_TMR_IN_TMR_MODE_OFST 12
23764 #define MC_CMD_SET_EVQ_TMR_IN_TMR_MODE_LEN 4
23765 #define MC_CMD_SET_EVQ_TMR_IN_TIMER_MODE_DIS 0x0 /* enum */
23766 #define MC_CMD_SET_EVQ_TMR_IN_TIMER_MODE_IMMED_START 0x1 /* enum */
23767 #define MC_CMD_SET_EVQ_TMR_IN_TIMER_MODE_TRIG_START 0x2 /* enum */
23768 #define MC_CMD_SET_EVQ_TMR_IN_TIMER_MODE_INT_HLDOFF 0x3 /* enum */
23769
23770 /* MC_CMD_SET_EVQ_TMR_OUT msgresponse */
23771 #define MC_CMD_SET_EVQ_TMR_OUT_LEN 8
23772 /* Actual value for timer load (in nanoseconds) */
23773 #define MC_CMD_SET_EVQ_TMR_OUT_TMR_LOAD_ACT_NS_OFST 0
23774 #define MC_CMD_SET_EVQ_TMR_OUT_TMR_LOAD_ACT_NS_LEN 4
23775 /* Actual value for timer reload (in nanoseconds) */
23776 #define MC_CMD_SET_EVQ_TMR_OUT_TMR_RELOAD_ACT_NS_OFST 4
23777 #define MC_CMD_SET_EVQ_TMR_OUT_TMR_RELOAD_ACT_NS_LEN 4
23778
23779
23780 /***********************************/
23781 /* MC_CMD_GET_EVQ_TMR_PROPERTIES
23782  * Query properties about the event queue timers.
23783  */
23784 #define MC_CMD_GET_EVQ_TMR_PROPERTIES 0x122
23785 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_MSGSET 0x122
23786 #undef  MC_CMD_0x122_PRIVILEGE_CTG
23787
23788 #define MC_CMD_0x122_PRIVILEGE_CTG SRIOV_CTG_GENERAL
23789
23790 /* MC_CMD_GET_EVQ_TMR_PROPERTIES_IN msgrequest */
23791 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_IN_LEN 0
23792
23793 /* MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT msgresponse */
23794 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_LEN 36
23795 /* Reserved for future use. */
23796 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_FLAGS_OFST 0
23797 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_FLAGS_LEN 4
23798 /* For timers updated via writes to EVQ_TMR_REG, this is the time interval (in
23799  * nanoseconds) for each increment of the timer load/reload count. The
23800  * requested duration of a timer is this value multiplied by the timer
23801  * load/reload count.
23802  */
23803 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_TMR_REG_NS_PER_COUNT_OFST 4
23804 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_TMR_REG_NS_PER_COUNT_LEN 4
23805 /* For timers updated via writes to EVQ_TMR_REG, this is the maximum value
23806  * allowed for timer load/reload counts.
23807  */
23808 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_TMR_REG_MAX_COUNT_OFST 8
23809 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_TMR_REG_MAX_COUNT_LEN 4
23810 /* For timers updated via writes to EVQ_TMR_REG, timer load/reload counts not a
23811  * multiple of this step size will be rounded in an implementation defined
23812  * manner.
23813  */
23814 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_TMR_REG_STEP_OFST 12
23815 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_TMR_REG_STEP_LEN 4
23816 /* Maximum timer duration (in nanoseconds) for timers updated via MCDI. Only
23817  * meaningful if MC_CMD_SET_EVQ_TMR is implemented.
23818  */
23819 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_MCDI_TMR_MAX_NS_OFST 16
23820 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_MCDI_TMR_MAX_NS_LEN 4
23821 /* Timer durations requested via MCDI that are not a multiple of this step size
23822  * will be rounded up. Only meaningful if MC_CMD_SET_EVQ_TMR is implemented.
23823  */
23824 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_MCDI_TMR_STEP_NS_OFST 20
23825 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_MCDI_TMR_STEP_NS_LEN 4
23826 /* For timers updated using the bug35388 workaround, this is the time interval
23827  * (in nanoseconds) for each increment of the timer load/reload count. The
23828  * requested duration of a timer is this value multiplied by the timer
23829  * load/reload count. This field is only meaningful if the bug35388 workaround
23830  * is enabled.
23831  */
23832 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_BUG35388_TMR_NS_PER_COUNT_OFST 24
23833 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_BUG35388_TMR_NS_PER_COUNT_LEN 4
23834 /* For timers updated using the bug35388 workaround, this is the maximum value
23835  * allowed for timer load/reload counts. This field is only meaningful if the
23836  * bug35388 workaround is enabled.
23837  */
23838 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_BUG35388_TMR_MAX_COUNT_OFST 28
23839 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_BUG35388_TMR_MAX_COUNT_LEN 4
23840 /* For timers updated using the bug35388 workaround, timer load/reload counts
23841  * not a multiple of this step size will be rounded in an implementation
23842  * defined manner. This field is only meaningful if the bug35388 workaround is
23843  * enabled.
23844  */
23845 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_BUG35388_TMR_STEP_OFST 32
23846 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_BUG35388_TMR_STEP_LEN 4
23847
23848
23849 /***********************************/
23850 /* MC_CMD_ALLOCATE_TX_VFIFO_CP
23851  * When we use the TX_vFIFO_ULL mode, we can allocate common pools using the
23852  * non used switch buffers.
23853  */
23854 #define MC_CMD_ALLOCATE_TX_VFIFO_CP 0x11d
23855 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_MSGSET 0x11d
23856 #undef  MC_CMD_0x11d_PRIVILEGE_CTG
23857
23858 #define MC_CMD_0x11d_PRIVILEGE_CTG SRIOV_CTG_GENERAL
23859
23860 /* MC_CMD_ALLOCATE_TX_VFIFO_CP_IN msgrequest */
23861 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_LEN 20
23862 /* Desired instance. Must be set to a specific instance, which is a function
23863  * local queue index. The calling client must be the currently-assigned user of
23864  * this VI (see MC_CMD_SET_VI_USER).
23865  */
23866 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_INSTANCE_OFST 0
23867 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_INSTANCE_LEN 4
23868 /* Will the common pool be used as TX_vFIFO_ULL (1) */
23869 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_MODE_OFST 4
23870 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_MODE_LEN 4
23871 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_ENABLED 0x1 /* enum */
23872 /* enum: Using this interface without TX_vFIFO_ULL is not supported for now */
23873 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_DISABLED 0x0
23874 /* Number of buffers to reserve for the common pool */
23875 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_SIZE_OFST 8
23876 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_SIZE_LEN 4
23877 /* TX datapath to which the Common Pool is connected to. */
23878 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_INGRESS_OFST 12
23879 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_INGRESS_LEN 4
23880 /* enum: Extracts information from function */
23881 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_USE_FUNCTION_VALUE -0x1
23882 /* Network port or RX Engine to which the common pool connects. */
23883 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_EGRESS_OFST 16
23884 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_EGRESS_LEN 4
23885 /* enum: Extracts information from function */
23886 /*               MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_USE_FUNCTION_VALUE -0x1 */
23887 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_PORT0 0x0 /* enum */
23888 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_PORT1 0x1 /* enum */
23889 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_PORT2 0x2 /* enum */
23890 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_PORT3 0x3 /* enum */
23891 /* enum: To enable Switch loopback with Rx engine 0 */
23892 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_RX_ENGINE0 0x4
23893 /* enum: To enable Switch loopback with Rx engine 1 */
23894 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_RX_ENGINE1 0x5
23895
23896 /* MC_CMD_ALLOCATE_TX_VFIFO_CP_OUT msgresponse */
23897 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_OUT_LEN 4
23898 /* ID of the common pool allocated */
23899 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_OUT_CP_ID_OFST 0
23900 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_OUT_CP_ID_LEN 4
23901
23902
23903 /***********************************/
23904 /* MC_CMD_ALLOCATE_TX_VFIFO_VFIFO
23905  * When we use the TX_vFIFO_ULL mode, we can allocate vFIFOs using the
23906  * previously allocated common pools.
23907  */
23908 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO 0x11e
23909 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_MSGSET 0x11e
23910 #undef  MC_CMD_0x11e_PRIVILEGE_CTG
23911
23912 #define MC_CMD_0x11e_PRIVILEGE_CTG SRIOV_CTG_GENERAL
23913
23914 /* MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN msgrequest */
23915 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_LEN 20
23916 /* Common pool previously allocated to which the new vFIFO will be associated
23917  */
23918 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_CP_OFST 0
23919 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_CP_LEN 4
23920 /* Port or RX engine to associate the vFIFO egress */
23921 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_EGRESS_OFST 4
23922 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_EGRESS_LEN 4
23923 /* enum: Extracts information from common pool */
23924 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_USE_CP_VALUE -0x1
23925 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_PORT0 0x0 /* enum */
23926 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_PORT1 0x1 /* enum */
23927 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_PORT2 0x2 /* enum */
23928 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_PORT3 0x3 /* enum */
23929 /* enum: To enable Switch loopback with Rx engine 0 */
23930 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_RX_ENGINE0 0x4
23931 /* enum: To enable Switch loopback with Rx engine 1 */
23932 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_RX_ENGINE1 0x5
23933 /* Minimum number of buffers that the pool must have */
23934 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_SIZE_OFST 8
23935 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_SIZE_LEN 4
23936 /* enum: Do not check the space available */
23937 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_NO_MINIMUM 0x0
23938 /* Will the vFIFO be used as TX_vFIFO_ULL */
23939 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_MODE_OFST 12
23940 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_MODE_LEN 4
23941 /* Network priority of the vFIFO,if applicable */
23942 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_PRIORITY_OFST 16
23943 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_PRIORITY_LEN 4
23944 /* enum: Search for the lowest unused priority */
23945 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_LOWEST_AVAILABLE -0x1
23946
23947 /* MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_OUT msgresponse */
23948 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_OUT_LEN 8
23949 /* Short vFIFO ID */
23950 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_OUT_VID_OFST 0
23951 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_OUT_VID_LEN 4
23952 /* Network priority of the vFIFO */
23953 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_OUT_PRIORITY_OFST 4
23954 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_OUT_PRIORITY_LEN 4
23955
23956
23957 /***********************************/
23958 /* MC_CMD_TEARDOWN_TX_VFIFO_VF
23959  * This interface clears the configuration of the given vFIFO and leaves it
23960  * ready to be re-used.
23961  */
23962 #define MC_CMD_TEARDOWN_TX_VFIFO_VF 0x11f
23963 #define MC_CMD_TEARDOWN_TX_VFIFO_VF_MSGSET 0x11f
23964 #undef  MC_CMD_0x11f_PRIVILEGE_CTG
23965
23966 #define MC_CMD_0x11f_PRIVILEGE_CTG SRIOV_CTG_GENERAL
23967
23968 /* MC_CMD_TEARDOWN_TX_VFIFO_VF_IN msgrequest */
23969 #define MC_CMD_TEARDOWN_TX_VFIFO_VF_IN_LEN 4
23970 /* Short vFIFO ID */
23971 #define MC_CMD_TEARDOWN_TX_VFIFO_VF_IN_VFIFO_OFST 0
23972 #define MC_CMD_TEARDOWN_TX_VFIFO_VF_IN_VFIFO_LEN 4
23973
23974 /* MC_CMD_TEARDOWN_TX_VFIFO_VF_OUT msgresponse */
23975 #define MC_CMD_TEARDOWN_TX_VFIFO_VF_OUT_LEN 0
23976
23977
23978 /***********************************/
23979 /* MC_CMD_DEALLOCATE_TX_VFIFO_CP
23980  * This interface clears the configuration of the given common pool and leaves
23981  * it ready to be re-used.
23982  */
23983 #define MC_CMD_DEALLOCATE_TX_VFIFO_CP 0x121
23984 #define MC_CMD_DEALLOCATE_TX_VFIFO_CP_MSGSET 0x121
23985 #undef  MC_CMD_0x121_PRIVILEGE_CTG
23986
23987 #define MC_CMD_0x121_PRIVILEGE_CTG SRIOV_CTG_GENERAL
23988
23989 /* MC_CMD_DEALLOCATE_TX_VFIFO_CP_IN msgrequest */
23990 #define MC_CMD_DEALLOCATE_TX_VFIFO_CP_IN_LEN 4
23991 /* Common pool ID given when pool allocated */
23992 #define MC_CMD_DEALLOCATE_TX_VFIFO_CP_IN_POOL_ID_OFST 0
23993 #define MC_CMD_DEALLOCATE_TX_VFIFO_CP_IN_POOL_ID_LEN 4
23994
23995 /* MC_CMD_DEALLOCATE_TX_VFIFO_CP_OUT msgresponse */
23996 #define MC_CMD_DEALLOCATE_TX_VFIFO_CP_OUT_LEN 0
23997
23998
23999 /***********************************/
24000 /* MC_CMD_REKEY
24001  * This request causes the NIC to generate a new per-NIC key and program it
24002  * into the write-once memory. During the process all flash partitions that are
24003  * protected with a CMAC are verified with the old per-NIC key and then signed
24004  * with the new per-NIC key. If the NIC has already reached its rekey limit the
24005  * REKEY op will return MC_CMD_ERR_ERANGE. The REKEY op may block until
24006  * completion or it may return 0 and continue processing, therefore the caller
24007  * must poll at least once to confirm that the rekeying has completed. The POLL
24008  * operation returns MC_CMD_ERR_EBUSY if the rekey process is still running
24009  * otherwise it will return the result of the last completed rekey operation,
24010  * or 0 if there has not been a previous rekey.
24011  */
24012 #define MC_CMD_REKEY 0x123
24013 #define MC_CMD_REKEY_MSGSET 0x123
24014 #undef  MC_CMD_0x123_PRIVILEGE_CTG
24015
24016 #define MC_CMD_0x123_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
24017
24018 /* MC_CMD_REKEY_IN msgrequest */
24019 #define MC_CMD_REKEY_IN_LEN 4
24020 /* the type of operation requested */
24021 #define MC_CMD_REKEY_IN_OP_OFST 0
24022 #define MC_CMD_REKEY_IN_OP_LEN 4
24023 /* enum: Start the rekeying operation */
24024 #define MC_CMD_REKEY_IN_OP_REKEY 0x0
24025 /* enum: Poll for completion of the rekeying operation */
24026 #define MC_CMD_REKEY_IN_OP_POLL 0x1
24027
24028 /* MC_CMD_REKEY_OUT msgresponse */
24029 #define MC_CMD_REKEY_OUT_LEN 0
24030
24031
24032 /***********************************/
24033 /* MC_CMD_SWITCH_GET_UNASSIGNED_BUFFERS
24034  * This interface allows the host to find out how many common pool buffers are
24035  * not yet assigned.
24036  */
24037 #define MC_CMD_SWITCH_GET_UNASSIGNED_BUFFERS 0x124
24038 #define MC_CMD_SWITCH_GET_UNASSIGNED_BUFFERS_MSGSET 0x124
24039 #undef  MC_CMD_0x124_PRIVILEGE_CTG
24040
24041 #define MC_CMD_0x124_PRIVILEGE_CTG SRIOV_CTG_GENERAL
24042
24043 /* MC_CMD_SWITCH_GET_UNASSIGNED_BUFFERS_IN msgrequest */
24044 #define MC_CMD_SWITCH_GET_UNASSIGNED_BUFFERS_IN_LEN 0
24045
24046 /* MC_CMD_SWITCH_GET_UNASSIGNED_BUFFERS_OUT msgresponse */
24047 #define MC_CMD_SWITCH_GET_UNASSIGNED_BUFFERS_OUT_LEN 8
24048 /* Available buffers for the ENG to NET vFIFOs. */
24049 #define MC_CMD_SWITCH_GET_UNASSIGNED_BUFFERS_OUT_NET_OFST 0
24050 #define MC_CMD_SWITCH_GET_UNASSIGNED_BUFFERS_OUT_NET_LEN 4
24051 /* Available buffers for the ENG to ENG and NET to ENG vFIFOs. */
24052 #define MC_CMD_SWITCH_GET_UNASSIGNED_BUFFERS_OUT_ENG_OFST 4
24053 #define MC_CMD_SWITCH_GET_UNASSIGNED_BUFFERS_OUT_ENG_LEN 4
24054
24055
24056 /***********************************/
24057 /* MC_CMD_SET_SECURITY_FUSES
24058  * Change the security level of the adapter by setting bits in the write-once
24059  * memory. The firmware maps each flag in the message to a set of one or more
24060  * hardware-defined or software-defined bits and sets these bits in the write-
24061  * once memory. For Medford the hardware-defined bits are defined in
24062  * SF-112079-PS 5.3, the software-defined bits are defined in xpm.h. Returns 0
24063  * if all of the required bits were set and returns MC_CMD_ERR_EIO if any of
24064  * the required bits were not set.
24065  */
24066 #define MC_CMD_SET_SECURITY_FUSES 0x126
24067 #define MC_CMD_SET_SECURITY_FUSES_MSGSET 0x126
24068 #undef  MC_CMD_0x126_PRIVILEGE_CTG
24069
24070 #define MC_CMD_0x126_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
24071
24072 /* MC_CMD_SET_SECURITY_FUSES_IN msgrequest */
24073 #define MC_CMD_SET_SECURITY_FUSES_IN_LEN 4
24074 /* Flags specifying what type of security features are being set */
24075 #define MC_CMD_SET_SECURITY_FUSES_IN_FLAGS_OFST 0
24076 #define MC_CMD_SET_SECURITY_FUSES_IN_FLAGS_LEN 4
24077 #define MC_CMD_SET_SECURITY_FUSES_IN_SECURE_BOOT_OFST 0
24078 #define MC_CMD_SET_SECURITY_FUSES_IN_SECURE_BOOT_LBN 0
24079 #define MC_CMD_SET_SECURITY_FUSES_IN_SECURE_BOOT_WIDTH 1
24080 #define MC_CMD_SET_SECURITY_FUSES_IN_REJECT_TEST_SIGNED_OFST 0
24081 #define MC_CMD_SET_SECURITY_FUSES_IN_REJECT_TEST_SIGNED_LBN 1
24082 #define MC_CMD_SET_SECURITY_FUSES_IN_REJECT_TEST_SIGNED_WIDTH 1
24083 #define MC_CMD_SET_SECURITY_FUSES_IN_SOFT_CONFIG_OFST 0
24084 #define MC_CMD_SET_SECURITY_FUSES_IN_SOFT_CONFIG_LBN 31
24085 #define MC_CMD_SET_SECURITY_FUSES_IN_SOFT_CONFIG_WIDTH 1
24086
24087 /* MC_CMD_SET_SECURITY_FUSES_OUT msgresponse */
24088 #define MC_CMD_SET_SECURITY_FUSES_OUT_LEN 0
24089
24090 /* MC_CMD_SET_SECURITY_FUSES_V2_OUT msgresponse */
24091 #define MC_CMD_SET_SECURITY_FUSES_V2_OUT_LEN 4
24092 /* Flags specifying which security features are enforced on the NIC after the
24093  * flags in the request have been applied. See
24094  * MC_CMD_SET_SECURITY_FUSES_IN/FLAGS for flag definitions.
24095  */
24096 #define MC_CMD_SET_SECURITY_FUSES_V2_OUT_FLAGS_OFST 0
24097 #define MC_CMD_SET_SECURITY_FUSES_V2_OUT_FLAGS_LEN 4
24098
24099
24100 /***********************************/
24101 /* MC_CMD_TSA_INFO
24102  * Messages sent from TSA adapter to TSA controller. This command is only valid
24103  * when the MCDI header has MESSAGE_TYPE set to MCDI_MESSAGE_TYPE_TSA. This
24104  * command is not sent by the driver to the MC; it is sent from the MC to a TSA
24105  * controller, being treated more like an alert message rather than a command;
24106  * hence the MC does not expect a response in return. Doxbox reference
24107  * SF-117371-SW
24108  */
24109 #define MC_CMD_TSA_INFO 0x127
24110 #define MC_CMD_TSA_INFO_MSGSET 0x127
24111 #undef  MC_CMD_0x127_PRIVILEGE_CTG
24112
24113 #define MC_CMD_0x127_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
24114
24115 /* MC_CMD_TSA_INFO_IN msgrequest */
24116 #define MC_CMD_TSA_INFO_IN_LEN 4
24117 #define MC_CMD_TSA_INFO_IN_OP_HDR_OFST 0
24118 #define MC_CMD_TSA_INFO_IN_OP_HDR_LEN 4
24119 #define MC_CMD_TSA_INFO_IN_OP_OFST 0
24120 #define MC_CMD_TSA_INFO_IN_OP_LBN 0
24121 #define MC_CMD_TSA_INFO_IN_OP_WIDTH 16
24122 /* enum: Information about recently discovered local IP address of the adapter
24123  */
24124 #define MC_CMD_TSA_INFO_OP_LOCAL_IP 0x1
24125 /* enum: Information about a sampled packet that either - did not match any
24126  * black/white-list filters and was allowed by the default filter or - did not
24127  * match any black/white-list filters and was denied by the default filter
24128  */
24129 #define MC_CMD_TSA_INFO_OP_PKT_SAMPLE 0x2
24130 /* enum: Information about an unbind or decommission attempt. */
24131 #define MC_CMD_TSA_INFO_OP_UNBIND 0x3
24132
24133 /* MC_CMD_TSA_INFO_IN_LOCAL_IP msgrequest:
24134  *
24135  * The TSA controller maintains a list of IP addresses valid for each port of a
24136  * TSA adapter. The TSA controller requires information from the adapter
24137  * inorder to learn new IP addresses assigned to a physical port and to
24138  * identify those that are no longer assigned to the physical port. For this
24139  * purpose, the TSA adapter snoops ARP replys, gratuitous ARP requests and ARP
24140  * probe packets seen on each physical port. This definition describes the
24141  * format of the notification message sent from a TSA adapter to a TSA
24142  * controller related to any information related to a change in IP address
24143  * assignment for a port. Doxbox reference SF-117371.
24144  *
24145  * There may be a possibility of combining multiple notifications in a single
24146  * message in future. When that happens, a new flag can be defined using the
24147  * reserved bits to describe the extended format of this notification.
24148  */
24149 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_LEN 18
24150 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_OP_HDR_OFST 0
24151 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_OP_HDR_LEN 4
24152 /* Additional metadata describing the IP address information such as source of
24153  * information retrieval, type of IP address, physical port number.
24154  */
24155 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_META_OFST 4
24156 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_META_LEN 4
24157 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_META_PORT_INDEX_OFST 4
24158 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_META_PORT_INDEX_LBN 0
24159 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_META_PORT_INDEX_WIDTH 8
24160 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_RESERVED_OFST 4
24161 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_RESERVED_LBN 8
24162 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_RESERVED_WIDTH 8
24163 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_META_REASON_OFST 4
24164 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_META_REASON_LBN 16
24165 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_META_REASON_WIDTH 8
24166 /* enum: ARP reply sent out of the physical port */
24167 #define MC_CMD_TSA_INFO_IP_REASON_TX_ARP 0x0
24168 /* enum: ARP probe packet received on the physical port */
24169 #define MC_CMD_TSA_INFO_IP_REASON_RX_ARP_PROBE 0x1
24170 /* enum: Gratuitous ARP packet received on the physical port */
24171 #define MC_CMD_TSA_INFO_IP_REASON_RX_GRATUITOUS_ARP 0x2
24172 /* enum: DHCP ACK packet received on the physical port */
24173 #define MC_CMD_TSA_INFO_IP_REASON_RX_DHCP_ACK 0x3
24174 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_META_IPV4_OFST 4
24175 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_META_IPV4_LBN 24
24176 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_META_IPV4_WIDTH 1
24177 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_RESERVED1_OFST 4
24178 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_RESERVED1_LBN 25
24179 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_RESERVED1_WIDTH 7
24180 /* IPV4 address retrieved from the sampled packets. This field is relevant only
24181  * when META_IPV4 is set to 1.
24182  */
24183 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_IPV4_ADDR_OFST 8
24184 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_IPV4_ADDR_LEN 4
24185 /* Target MAC address retrieved from the sampled packet. */
24186 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_MAC_ADDR_OFST 12
24187 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_MAC_ADDR_LEN 1
24188 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_MAC_ADDR_NUM 6
24189
24190 /* MC_CMD_TSA_INFO_IN_PKT_SAMPLE msgrequest:
24191  *
24192  * It is desireable for the TSA controller to learn the traffic pattern of
24193  * packets seen at the network port being monitored. In order to learn about
24194  * the traffic pattern, the TSA controller may want to sample packets seen at
24195  * the network port. Based on the packet samples that the TSA controller
24196  * receives from the adapter, the controller may choose to configure additional
24197  * black-list or white-list rules to allow or block packets as required.
24198  *
24199  * Although the entire sampled packet as seen on the network port is available
24200  * to the MC the length of sampled packet sent to controller is restricted by
24201  * MCDI payload size. Besides, the TSA controller does not require the entire
24202  * packet to make decisions about filter updates. Hence the packet sample being
24203  * passed to the controller is truncated to 128 bytes. This length is large
24204  * enough to hold the ethernet header, IP header and maximum length of
24205  * supported L4 protocol headers (IPv4 only, but can hold IPv6 header too, if
24206  * required in future).
24207  *
24208  * The intention is that any future changes to this message format that are not
24209  * backwards compatible will be defined with a new operation code.
24210  */
24211 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_LEN 136
24212 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_OP_HDR_OFST 0
24213 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_OP_HDR_LEN 4
24214 /* Additional metadata describing the sampled packet */
24215 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_META_OFST 4
24216 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_META_LEN 4
24217 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_META_PORT_INDEX_OFST 4
24218 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_META_PORT_INDEX_LBN 0
24219 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_META_PORT_INDEX_WIDTH 8
24220 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_META_DIRECTION_OFST 4
24221 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_META_DIRECTION_LBN 8
24222 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_META_DIRECTION_WIDTH 1
24223 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_RESERVED_OFST 4
24224 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_RESERVED_LBN 9
24225 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_RESERVED_WIDTH 7
24226 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_META_ACTION_MASK_OFST 4
24227 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_META_ACTION_MASK_LBN 16
24228 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_META_ACTION_MASK_WIDTH 4
24229 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_META_ACTION_ALLOW_OFST 4
24230 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_META_ACTION_ALLOW_LBN 16
24231 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_META_ACTION_ALLOW_WIDTH 1
24232 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_META_ACTION_DENY_OFST 4
24233 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_META_ACTION_DENY_LBN 17
24234 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_META_ACTION_DENY_WIDTH 1
24235 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_META_ACTION_COUNT_OFST 4
24236 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_META_ACTION_COUNT_LBN 18
24237 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_META_ACTION_COUNT_WIDTH 1
24238 /* 128-byte raw prefix of the sampled packet which includes the ethernet
24239  * header, IP header and L4 protocol header (only IPv4 supported initially).
24240  * This provides the controller enough information about the packet sample to
24241  * report traffic patterns seen on a network port and to make decisions
24242  * concerning rule-set updates.
24243  */
24244 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_PACKET_DATA_OFST 8
24245 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_PACKET_DATA_LEN 1
24246 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_PACKET_DATA_NUM 128
24247
24248 /* MC_CMD_TSA_INFO_IN_UNBIND msgrequest: Information about an unbind or
24249  * decommission attempt. The purpose of this event is to let the controller
24250  * know about unbind and decommission attempts (both successful and failed)
24251  * received from the adapter host. The event is not sent if the unbind or
24252  * decommission request was received from the controller.
24253  */
24254 #define MC_CMD_TSA_INFO_IN_UNBIND_LEN 12
24255 #define MC_CMD_TSA_INFO_IN_UNBIND_OP_HDR_OFST 0
24256 #define MC_CMD_TSA_INFO_IN_UNBIND_OP_HDR_LEN 4
24257 #define MC_CMD_TSA_INFO_IN_UNBIND_OP_OFST 0
24258 #define MC_CMD_TSA_INFO_IN_UNBIND_OP_LBN 0
24259 #define MC_CMD_TSA_INFO_IN_UNBIND_OP_WIDTH 16
24260 /* Type of the unbind attempt. */
24261 #define MC_CMD_TSA_INFO_IN_UNBIND_TYPE_OFST 4
24262 #define MC_CMD_TSA_INFO_IN_UNBIND_TYPE_LEN 4
24263 /* enum: This event is sent because MC_CMD_TSA_BIND_OP_SECURE_UNBIND was
24264  * received from the adapter local host.
24265  */
24266 #define MC_CMD_TSA_INFO_UNBIND_TYPE_SECURE_UNBIND 0x1
24267 /* enum: This event is sent because MC_CMD_TSA_BIND_OP_SECURE_DECOMMISSION was
24268  * received from the adapter local host.
24269  */
24270 #define MC_CMD_TSA_INFO_UNBIND_TYPE_SECURE_DECOMMISSION 0x2
24271 /* Result of the attempt. */
24272 #define MC_CMD_TSA_INFO_IN_UNBIND_RESULT_OFST 8
24273 #define MC_CMD_TSA_INFO_IN_UNBIND_RESULT_LEN 4
24274 /*            Enum values, see field(s): */
24275 /*               MC_CMD_TSA_BIND/MC_CMD_TSA_BIND_OUT_SECURE_UNBIND/RESULT */
24276
24277 /* MC_CMD_TSA_INFO_OUT msgresponse */
24278 #define MC_CMD_TSA_INFO_OUT_LEN 0
24279
24280
24281 /***********************************/
24282 /* MC_CMD_HOST_INFO
24283  * Commands to appply or retrieve host-related information from an adapter.
24284  * Doxbox reference SF-117371-SW
24285  */
24286 #define MC_CMD_HOST_INFO 0x128
24287 #define MC_CMD_HOST_INFO_MSGSET 0x128
24288 #undef  MC_CMD_0x128_PRIVILEGE_CTG
24289
24290 #define MC_CMD_0x128_PRIVILEGE_CTG SRIOV_CTG_ADMIN
24291
24292 /* MC_CMD_HOST_INFO_IN msgrequest */
24293 #define MC_CMD_HOST_INFO_IN_LEN 4
24294 /* sub-operation code info */
24295 #define MC_CMD_HOST_INFO_IN_OP_HDR_OFST 0
24296 #define MC_CMD_HOST_INFO_IN_OP_HDR_LEN 4
24297 #define MC_CMD_HOST_INFO_IN_OP_OFST 0
24298 #define MC_CMD_HOST_INFO_IN_OP_LBN 0
24299 #define MC_CMD_HOST_INFO_IN_OP_WIDTH 16
24300 /* enum: Read a 16-byte unique host identifier from the adapter. This UUID
24301  * helps to identify the host that an adapter is plugged into. This identifier
24302  * is ideally the system UUID retrieved and set by the UEFI driver. If the UEFI
24303  * driver is unable to extract the system UUID, it would still set a random
24304  * 16-byte value into each supported SF adapter plugged into it. Host UUIDs may
24305  * change if the system is power-cycled, however, they persist across adapter
24306  * resets. If the host UUID was not set on an adapter, due to an unsupported
24307  * version of UEFI driver, then this command returns an error. Doxbox reference
24308  * - SF-117371-SW section 'Host UUID'.
24309  */
24310 #define MC_CMD_HOST_INFO_OP_GET_UUID 0x0
24311 /* enum: Set a 16-byte unique host identifier on the adapter to identify the
24312  * host that the adapter is plugged into. See MC_CMD_HOST_INFO_OP_GET_UUID for
24313  * further details.
24314  */
24315 #define MC_CMD_HOST_INFO_OP_SET_UUID 0x1
24316
24317 /* MC_CMD_HOST_INFO_IN_GET_UUID msgrequest */
24318 #define MC_CMD_HOST_INFO_IN_GET_UUID_LEN 4
24319 /* sub-operation code info */
24320 #define MC_CMD_HOST_INFO_IN_GET_UUID_OP_HDR_OFST 0
24321 #define MC_CMD_HOST_INFO_IN_GET_UUID_OP_HDR_LEN 4
24322
24323 /* MC_CMD_HOST_INFO_OUT_GET_UUID msgresponse */
24324 #define MC_CMD_HOST_INFO_OUT_GET_UUID_LEN 16
24325 /* 16-byte host UUID read out of the adapter. See MC_CMD_HOST_INFO_OP_GET_UUID
24326  * for further details.
24327  */
24328 #define MC_CMD_HOST_INFO_OUT_GET_UUID_HOST_UUID_OFST 0
24329 #define MC_CMD_HOST_INFO_OUT_GET_UUID_HOST_UUID_LEN 1
24330 #define MC_CMD_HOST_INFO_OUT_GET_UUID_HOST_UUID_NUM 16
24331
24332 /* MC_CMD_HOST_INFO_IN_SET_UUID msgrequest */
24333 #define MC_CMD_HOST_INFO_IN_SET_UUID_LEN 20
24334 /* sub-operation code info */
24335 #define MC_CMD_HOST_INFO_IN_SET_UUID_OP_HDR_OFST 0
24336 #define MC_CMD_HOST_INFO_IN_SET_UUID_OP_HDR_LEN 4
24337 /* 16-byte host UUID set on the adapter. See MC_CMD_HOST_INFO_OP_GET_UUID for
24338  * further details.
24339  */
24340 #define MC_CMD_HOST_INFO_IN_SET_UUID_HOST_UUID_OFST 4
24341 #define MC_CMD_HOST_INFO_IN_SET_UUID_HOST_UUID_LEN 1
24342 #define MC_CMD_HOST_INFO_IN_SET_UUID_HOST_UUID_NUM 16
24343
24344 /* MC_CMD_HOST_INFO_OUT_SET_UUID msgresponse */
24345 #define MC_CMD_HOST_INFO_OUT_SET_UUID_LEN 0
24346
24347
24348 /***********************************/
24349 /* MC_CMD_TSAN_INFO
24350  * Get TSA adapter information. TSA controllers query each TSA adapter to learn
24351  * some configuration parameters of each adapter. Doxbox reference SF-117371-SW
24352  * section 'Adapter Information'
24353  */
24354 #define MC_CMD_TSAN_INFO 0x129
24355 #define MC_CMD_TSAN_INFO_MSGSET 0x129
24356 #undef  MC_CMD_0x129_PRIVILEGE_CTG
24357
24358 #define MC_CMD_0x129_PRIVILEGE_CTG SRIOV_CTG_ADMIN
24359
24360 /* MC_CMD_TSAN_INFO_IN msgrequest */
24361 #define MC_CMD_TSAN_INFO_IN_LEN 4
24362 /* sub-operation code info */
24363 #define MC_CMD_TSAN_INFO_IN_OP_HDR_OFST 0
24364 #define MC_CMD_TSAN_INFO_IN_OP_HDR_LEN 4
24365 #define MC_CMD_TSAN_INFO_IN_OP_OFST 0
24366 #define MC_CMD_TSAN_INFO_IN_OP_LBN 0
24367 #define MC_CMD_TSAN_INFO_IN_OP_WIDTH 16
24368 /* enum: Read configuration parameters and IDs that uniquely identify an
24369  * adapter. The parameters include - host identification, adapter
24370  * identification string and number of physical ports on the adapter.
24371  */
24372 #define MC_CMD_TSAN_INFO_OP_GET_CFG 0x0
24373
24374 /* MC_CMD_TSAN_INFO_IN_GET_CFG msgrequest */
24375 #define MC_CMD_TSAN_INFO_IN_GET_CFG_LEN 4
24376 /* sub-operation code info */
24377 #define MC_CMD_TSAN_INFO_IN_GET_CFG_OP_HDR_OFST 0
24378 #define MC_CMD_TSAN_INFO_IN_GET_CFG_OP_HDR_LEN 4
24379
24380 /* MC_CMD_TSAN_INFO_OUT_GET_CFG msgresponse */
24381 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_LEN 26
24382 /* Information about the configuration parameters returned in this response. */
24383 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_CONFIG_WORD_OFST 0
24384 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_CONFIG_WORD_LEN 4
24385 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_CAP_FLAGS_OFST 0
24386 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_CAP_FLAGS_LBN 0
24387 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_CAP_FLAGS_WIDTH 16
24388 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_FLAG_HOST_UUID_VALID_OFST 0
24389 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_FLAG_HOST_UUID_VALID_LBN 0
24390 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_FLAG_HOST_UUID_VALID_WIDTH 1
24391 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_NUM_PORTS_OFST 0
24392 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_NUM_PORTS_LBN 16
24393 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_NUM_PORTS_WIDTH 8
24394 /* 16-byte host UUID read out of the adapter. See MC_CMD_HOST_INFO_OP_GET_UUID
24395  * for further details.
24396  */
24397 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_HOST_UUID_OFST 4
24398 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_HOST_UUID_LEN 1
24399 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_HOST_UUID_NUM 16
24400 /* A unique identifier per adapter. The base MAC address of the card is used
24401  * for this purpose.
24402  */
24403 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_GUID_OFST 20
24404 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_GUID_LEN 1
24405 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_GUID_NUM 6
24406
24407 /* MC_CMD_TSAN_INFO_OUT_GET_CFG_V2 msgresponse */
24408 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_LEN 36
24409 /* Information about the configuration parameters returned in this response. */
24410 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_CONFIG_WORD_OFST 0
24411 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_CONFIG_WORD_LEN 4
24412 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_CAP_FLAGS_OFST 0
24413 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_CAP_FLAGS_LBN 0
24414 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_CAP_FLAGS_WIDTH 16
24415 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_FLAG_HOST_UUID_VALID_OFST 0
24416 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_FLAG_HOST_UUID_VALID_LBN 0
24417 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_FLAG_HOST_UUID_VALID_WIDTH 1
24418 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_NUM_PORTS_OFST 0
24419 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_NUM_PORTS_LBN 16
24420 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_NUM_PORTS_WIDTH 8
24421 /* 16-byte host UUID read out of the adapter. See MC_CMD_HOST_INFO_OP_GET_UUID
24422  * for further details.
24423  */
24424 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_HOST_UUID_OFST 4
24425 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_HOST_UUID_LEN 1
24426 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_HOST_UUID_NUM 16
24427 /* A unique identifier per adapter. The base MAC address of the card is used
24428  * for this purpose.
24429  */
24430 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_GUID_OFST 20
24431 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_GUID_LEN 1
24432 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_GUID_NUM 6
24433 /* Unused bytes, defined for 32-bit alignment of new fields. */
24434 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_UNUSED_OFST 26
24435 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_UNUSED_LEN 2
24436 /* Maximum number of TSA statistics counters in each direction of dataflow
24437  * supported on the card. Note that the statistics counters are always
24438  * allocated in pairs, i.e. a counter ID is associated with one Tx and one Rx
24439  * counter.
24440  */
24441 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_MAX_STATS_OFST 28
24442 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_MAX_STATS_LEN 4
24443 /* Width of each statistics counter (represented in bits). This gives an
24444  * indication of wrap point to the user.
24445  */
24446 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_STATS_WIDTH_OFST 32
24447 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_STATS_WIDTH_LEN 4
24448
24449
24450 /***********************************/
24451 /* MC_CMD_TSA_STATISTICS
24452  * TSA adapter statistics operations.
24453  */
24454 #define MC_CMD_TSA_STATISTICS 0x130
24455 #define MC_CMD_TSA_STATISTICS_MSGSET 0x130
24456 #undef  MC_CMD_0x130_PRIVILEGE_CTG
24457
24458 #define MC_CMD_0x130_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
24459
24460 /* MC_CMD_TSA_STATISTICS_IN msgrequest */
24461 #define MC_CMD_TSA_STATISTICS_IN_LEN 4
24462 /* TSA statistics sub-operation code */
24463 #define MC_CMD_TSA_STATISTICS_IN_OP_CODE_OFST 0
24464 #define MC_CMD_TSA_STATISTICS_IN_OP_CODE_LEN 4
24465 /* enum: Get the configuration parameters that describe the TSA statistics
24466  * layout on the adapter.
24467  */
24468 #define MC_CMD_TSA_STATISTICS_OP_GET_CONFIG 0x0
24469 /* enum: Read and/or clear TSA statistics counters. */
24470 #define MC_CMD_TSA_STATISTICS_OP_READ_CLEAR 0x1
24471
24472 /* MC_CMD_TSA_STATISTICS_IN_GET_CONFIG msgrequest */
24473 #define MC_CMD_TSA_STATISTICS_IN_GET_CONFIG_LEN 4
24474 /* TSA statistics sub-operation code */
24475 #define MC_CMD_TSA_STATISTICS_IN_GET_CONFIG_OP_CODE_OFST 0
24476 #define MC_CMD_TSA_STATISTICS_IN_GET_CONFIG_OP_CODE_LEN 4
24477
24478 /* MC_CMD_TSA_STATISTICS_OUT_GET_CONFIG msgresponse */
24479 #define MC_CMD_TSA_STATISTICS_OUT_GET_CONFIG_LEN 8
24480 /* Maximum number of TSA statistics counters in each direction of dataflow
24481  * supported on the card. Note that the statistics counters are always
24482  * allocated in pairs, i.e. a counter ID is associated with one Tx and one Rx
24483  * counter.
24484  */
24485 #define MC_CMD_TSA_STATISTICS_OUT_GET_CONFIG_MAX_STATS_OFST 0
24486 #define MC_CMD_TSA_STATISTICS_OUT_GET_CONFIG_MAX_STATS_LEN 4
24487 /* Width of each statistics counter (represented in bits). This gives an
24488  * indication of wrap point to the user.
24489  */
24490 #define MC_CMD_TSA_STATISTICS_OUT_GET_CONFIG_STATS_WIDTH_OFST 4
24491 #define MC_CMD_TSA_STATISTICS_OUT_GET_CONFIG_STATS_WIDTH_LEN 4
24492
24493 /* MC_CMD_TSA_STATISTICS_IN_READ_CLEAR msgrequest */
24494 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_LENMIN 20
24495 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_LENMAX 252
24496 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_LENMAX_MCDI2 1020
24497 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_LEN(num) (16+4*(num))
24498 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_COUNTER_ID_NUM(len) (((len)-16)/4)
24499 /* TSA statistics sub-operation code */
24500 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_OP_CODE_OFST 0
24501 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_OP_CODE_LEN 4
24502 /* Parameters describing the statistics operation */
24503 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_FLAGS_OFST 4
24504 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_FLAGS_LEN 4
24505 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_READ_OFST 4
24506 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_READ_LBN 0
24507 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_READ_WIDTH 1
24508 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_CLEAR_OFST 4
24509 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_CLEAR_LBN 1
24510 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_CLEAR_WIDTH 1
24511 /* Counter ID list specification type */
24512 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_MODE_OFST 8
24513 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_MODE_LEN 4
24514 /* enum: The statistics counters are specified as an unordered list of
24515  * individual counter ID.
24516  */
24517 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_LIST 0x0
24518 /* enum: The statistics counters are specified as a range of consecutive
24519  * counter IDs.
24520  */
24521 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_RANGE 0x1
24522 /* Number of statistics counters */
24523 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_NUM_STATS_OFST 12
24524 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_NUM_STATS_LEN 4
24525 /* Counter IDs to be read/cleared. When mode is set to LIST, this entry holds a
24526  * list of counter IDs to be operated on. When mode is set to RANGE, this entry
24527  * holds a single counter ID representing the start of the range of counter IDs
24528  * to be operated on.
24529  */
24530 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_COUNTER_ID_OFST 16
24531 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_COUNTER_ID_LEN 4
24532 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_COUNTER_ID_MINNUM 1
24533 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_COUNTER_ID_MAXNUM 59
24534 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_COUNTER_ID_MAXNUM_MCDI2 251
24535
24536 /* MC_CMD_TSA_STATISTICS_OUT_READ_CLEAR msgresponse */
24537 #define MC_CMD_TSA_STATISTICS_OUT_READ_CLEAR_LENMIN 24
24538 #define MC_CMD_TSA_STATISTICS_OUT_READ_CLEAR_LENMAX 248
24539 #define MC_CMD_TSA_STATISTICS_OUT_READ_CLEAR_LENMAX_MCDI2 1016
24540 #define MC_CMD_TSA_STATISTICS_OUT_READ_CLEAR_LEN(num) (8+16*(num))
24541 #define MC_CMD_TSA_STATISTICS_OUT_READ_CLEAR_STATS_COUNTERS_NUM(len) (((len)-8)/16)
24542 /* Number of statistics counters returned in this response */
24543 #define MC_CMD_TSA_STATISTICS_OUT_READ_CLEAR_NUM_STATS_OFST 0
24544 #define MC_CMD_TSA_STATISTICS_OUT_READ_CLEAR_NUM_STATS_LEN 4
24545 /* MC_TSA_STATISTICS_ENTRY Note that this field is expected to start at a
24546  * 64-bit aligned offset
24547  */
24548 #define MC_CMD_TSA_STATISTICS_OUT_READ_CLEAR_STATS_COUNTERS_OFST 8
24549 #define MC_CMD_TSA_STATISTICS_OUT_READ_CLEAR_STATS_COUNTERS_LEN 16
24550 #define MC_CMD_TSA_STATISTICS_OUT_READ_CLEAR_STATS_COUNTERS_MINNUM 1
24551 #define MC_CMD_TSA_STATISTICS_OUT_READ_CLEAR_STATS_COUNTERS_MAXNUM 15
24552 #define MC_CMD_TSA_STATISTICS_OUT_READ_CLEAR_STATS_COUNTERS_MAXNUM_MCDI2 63
24553
24554 /* MC_TSA_STATISTICS_ENTRY structuredef */
24555 #define MC_TSA_STATISTICS_ENTRY_LEN 16
24556 /* Tx statistics counter */
24557 #define MC_TSA_STATISTICS_ENTRY_TX_STAT_OFST 0
24558 #define MC_TSA_STATISTICS_ENTRY_TX_STAT_LEN 8
24559 #define MC_TSA_STATISTICS_ENTRY_TX_STAT_LO_OFST 0
24560 #define MC_TSA_STATISTICS_ENTRY_TX_STAT_LO_LEN 4
24561 #define MC_TSA_STATISTICS_ENTRY_TX_STAT_LO_LBN 0
24562 #define MC_TSA_STATISTICS_ENTRY_TX_STAT_LO_WIDTH 32
24563 #define MC_TSA_STATISTICS_ENTRY_TX_STAT_HI_OFST 4
24564 #define MC_TSA_STATISTICS_ENTRY_TX_STAT_HI_LEN 4
24565 #define MC_TSA_STATISTICS_ENTRY_TX_STAT_HI_LBN 32
24566 #define MC_TSA_STATISTICS_ENTRY_TX_STAT_HI_WIDTH 32
24567 #define MC_TSA_STATISTICS_ENTRY_TX_STAT_LBN 0
24568 #define MC_TSA_STATISTICS_ENTRY_TX_STAT_WIDTH 64
24569 /* Rx statistics counter */
24570 #define MC_TSA_STATISTICS_ENTRY_RX_STAT_OFST 8
24571 #define MC_TSA_STATISTICS_ENTRY_RX_STAT_LEN 8
24572 #define MC_TSA_STATISTICS_ENTRY_RX_STAT_LO_OFST 8
24573 #define MC_TSA_STATISTICS_ENTRY_RX_STAT_LO_LEN 4
24574 #define MC_TSA_STATISTICS_ENTRY_RX_STAT_LO_LBN 64
24575 #define MC_TSA_STATISTICS_ENTRY_RX_STAT_LO_WIDTH 32
24576 #define MC_TSA_STATISTICS_ENTRY_RX_STAT_HI_OFST 12
24577 #define MC_TSA_STATISTICS_ENTRY_RX_STAT_HI_LEN 4
24578 #define MC_TSA_STATISTICS_ENTRY_RX_STAT_HI_LBN 96
24579 #define MC_TSA_STATISTICS_ENTRY_RX_STAT_HI_WIDTH 32
24580 #define MC_TSA_STATISTICS_ENTRY_RX_STAT_LBN 64
24581 #define MC_TSA_STATISTICS_ENTRY_RX_STAT_WIDTH 64
24582
24583
24584 /***********************************/
24585 /* MC_CMD_ERASE_INITIAL_NIC_SECRET
24586  * This request causes the NIC to find the initial NIC secret (programmed
24587  * during ATE) in XPM memory and if and only if the NIC has already been
24588  * rekeyed with MC_CMD_REKEY, erase it. This is used by manftest after
24589  * installing TSA binding certificates. See SF-117631-TC.
24590  */
24591 #define MC_CMD_ERASE_INITIAL_NIC_SECRET 0x131
24592 #define MC_CMD_ERASE_INITIAL_NIC_SECRET_MSGSET 0x131
24593 #undef  MC_CMD_0x131_PRIVILEGE_CTG
24594
24595 #define MC_CMD_0x131_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
24596
24597 /* MC_CMD_ERASE_INITIAL_NIC_SECRET_IN msgrequest */
24598 #define MC_CMD_ERASE_INITIAL_NIC_SECRET_IN_LEN 0
24599
24600 /* MC_CMD_ERASE_INITIAL_NIC_SECRET_OUT msgresponse */
24601 #define MC_CMD_ERASE_INITIAL_NIC_SECRET_OUT_LEN 0
24602
24603
24604 /***********************************/
24605 /* MC_CMD_TSA_CONFIG
24606  * TSA adapter configuration operations. This command is used to prepare the
24607  * NIC for TSA binding.
24608  */
24609 #define MC_CMD_TSA_CONFIG 0x64
24610 #define MC_CMD_TSA_CONFIG_MSGSET 0x64
24611 #undef  MC_CMD_0x64_PRIVILEGE_CTG
24612
24613 #define MC_CMD_0x64_PRIVILEGE_CTG SRIOV_CTG_ADMIN
24614
24615 /* MC_CMD_TSA_CONFIG_IN msgrequest */
24616 #define MC_CMD_TSA_CONFIG_IN_LEN 4
24617 /* TSA configuration sub-operation code */
24618 #define MC_CMD_TSA_CONFIG_IN_OP_OFST 0
24619 #define MC_CMD_TSA_CONFIG_IN_OP_LEN 4
24620 /* enum: Append a single item to the tsa_config partition. Items will be
24621  * encrypted unless they are declared as non-sensitive. Returns
24622  * MC_CMD_ERR_EEXIST if the tag is already present.
24623  */
24624 #define MC_CMD_TSA_CONFIG_OP_APPEND 0x1
24625 /* enum: Reset the tsa_config partition to a clean state. */
24626 #define MC_CMD_TSA_CONFIG_OP_RESET 0x2
24627 /* enum: Read back a configured item from tsa_config partition. Returns
24628  * MC_CMD_ERR_ENOENT if the item doesn't exist, or MC_CMD_ERR_EPERM if the item
24629  * is declared as sensitive (i.e. is encrypted).
24630  */
24631 #define MC_CMD_TSA_CONFIG_OP_READ 0x3
24632
24633 /* MC_CMD_TSA_CONFIG_IN_APPEND msgrequest */
24634 #define MC_CMD_TSA_CONFIG_IN_APPEND_LENMIN 12
24635 #define MC_CMD_TSA_CONFIG_IN_APPEND_LENMAX 252
24636 #define MC_CMD_TSA_CONFIG_IN_APPEND_LENMAX_MCDI2 1020
24637 #define MC_CMD_TSA_CONFIG_IN_APPEND_LEN(num) (12+1*(num))
24638 #define MC_CMD_TSA_CONFIG_IN_APPEND_DATA_NUM(len) (((len)-12)/1)
24639 /* TSA configuration sub-operation code. The value shall be
24640  * MC_CMD_TSA_CONFIG_OP_APPEND.
24641  */
24642 #define MC_CMD_TSA_CONFIG_IN_APPEND_OP_OFST 0
24643 #define MC_CMD_TSA_CONFIG_IN_APPEND_OP_LEN 4
24644 /* The tag to be appended */
24645 #define MC_CMD_TSA_CONFIG_IN_APPEND_TAG_OFST 4
24646 #define MC_CMD_TSA_CONFIG_IN_APPEND_TAG_LEN 4
24647 /* The length of the data in bytes */
24648 #define MC_CMD_TSA_CONFIG_IN_APPEND_LENGTH_OFST 8
24649 #define MC_CMD_TSA_CONFIG_IN_APPEND_LENGTH_LEN 4
24650 /* The item data */
24651 #define MC_CMD_TSA_CONFIG_IN_APPEND_DATA_OFST 12
24652 #define MC_CMD_TSA_CONFIG_IN_APPEND_DATA_LEN 1
24653 #define MC_CMD_TSA_CONFIG_IN_APPEND_DATA_MINNUM 0
24654 #define MC_CMD_TSA_CONFIG_IN_APPEND_DATA_MAXNUM 240
24655 #define MC_CMD_TSA_CONFIG_IN_APPEND_DATA_MAXNUM_MCDI2 1008
24656
24657 /* MC_CMD_TSA_CONFIG_OUT_APPEND msgresponse */
24658 #define MC_CMD_TSA_CONFIG_OUT_APPEND_LEN 0
24659
24660 /* MC_CMD_TSA_CONFIG_IN_RESET msgrequest */
24661 #define MC_CMD_TSA_CONFIG_IN_RESET_LEN 4
24662 /* TSA configuration sub-operation code. The value shall be
24663  * MC_CMD_TSA_CONFIG_OP_RESET.
24664  */
24665 #define MC_CMD_TSA_CONFIG_IN_RESET_OP_OFST 0
24666 #define MC_CMD_TSA_CONFIG_IN_RESET_OP_LEN 4
24667
24668 /* MC_CMD_TSA_CONFIG_OUT_RESET msgresponse */
24669 #define MC_CMD_TSA_CONFIG_OUT_RESET_LEN 0
24670
24671 /* MC_CMD_TSA_CONFIG_IN_READ msgrequest */
24672 #define MC_CMD_TSA_CONFIG_IN_READ_LEN 8
24673 /* TSA configuration sub-operation code. The value shall be
24674  * MC_CMD_TSA_CONFIG_OP_READ.
24675  */
24676 #define MC_CMD_TSA_CONFIG_IN_READ_OP_OFST 0
24677 #define MC_CMD_TSA_CONFIG_IN_READ_OP_LEN 4
24678 /* The tag to be read */
24679 #define MC_CMD_TSA_CONFIG_IN_READ_TAG_OFST 4
24680 #define MC_CMD_TSA_CONFIG_IN_READ_TAG_LEN 4
24681
24682 /* MC_CMD_TSA_CONFIG_OUT_READ msgresponse */
24683 #define MC_CMD_TSA_CONFIG_OUT_READ_LENMIN 8
24684 #define MC_CMD_TSA_CONFIG_OUT_READ_LENMAX 252
24685 #define MC_CMD_TSA_CONFIG_OUT_READ_LENMAX_MCDI2 1020
24686 #define MC_CMD_TSA_CONFIG_OUT_READ_LEN(num) (8+1*(num))
24687 #define MC_CMD_TSA_CONFIG_OUT_READ_DATA_NUM(len) (((len)-8)/1)
24688 /* The tag that was read */
24689 #define MC_CMD_TSA_CONFIG_OUT_READ_TAG_OFST 0
24690 #define MC_CMD_TSA_CONFIG_OUT_READ_TAG_LEN 4
24691 /* The length of the data in bytes */
24692 #define MC_CMD_TSA_CONFIG_OUT_READ_LENGTH_OFST 4
24693 #define MC_CMD_TSA_CONFIG_OUT_READ_LENGTH_LEN 4
24694 /* The data of the item. */
24695 #define MC_CMD_TSA_CONFIG_OUT_READ_DATA_OFST 8
24696 #define MC_CMD_TSA_CONFIG_OUT_READ_DATA_LEN 1
24697 #define MC_CMD_TSA_CONFIG_OUT_READ_DATA_MINNUM 0
24698 #define MC_CMD_TSA_CONFIG_OUT_READ_DATA_MAXNUM 244
24699 #define MC_CMD_TSA_CONFIG_OUT_READ_DATA_MAXNUM_MCDI2 1012
24700
24701 /* MC_TSA_IPV4_ITEM structuredef */
24702 #define MC_TSA_IPV4_ITEM_LEN 8
24703 /* Additional metadata describing the IP address information such as the
24704  * physical port number the address is being used on. Unused space in this
24705  * field is reserved for future expansion.
24706  */
24707 #define MC_TSA_IPV4_ITEM_IPV4_ADDR_META_OFST 0
24708 #define MC_TSA_IPV4_ITEM_IPV4_ADDR_META_LEN 4
24709 #define MC_TSA_IPV4_ITEM_PORT_IDX_OFST 0
24710 #define MC_TSA_IPV4_ITEM_PORT_IDX_LBN 0
24711 #define MC_TSA_IPV4_ITEM_PORT_IDX_WIDTH 8
24712 #define MC_TSA_IPV4_ITEM_IPV4_ADDR_META_LBN 0
24713 #define MC_TSA_IPV4_ITEM_IPV4_ADDR_META_WIDTH 32
24714 /* The IPv4 address in little endian byte order. */
24715 #define MC_TSA_IPV4_ITEM_IPV4_ADDR_OFST 4
24716 #define MC_TSA_IPV4_ITEM_IPV4_ADDR_LEN 4
24717 #define MC_TSA_IPV4_ITEM_IPV4_ADDR_LBN 32
24718 #define MC_TSA_IPV4_ITEM_IPV4_ADDR_WIDTH 32
24719
24720
24721 /***********************************/
24722 /* MC_CMD_TSA_IPADDR
24723  * TSA operations relating to the monitoring and expiry of local IP addresses
24724  * discovered by the controller. These commands are sent from a TSA controller
24725  * to a TSA adapter.
24726  */
24727 #define MC_CMD_TSA_IPADDR 0x65
24728 #define MC_CMD_TSA_IPADDR_MSGSET 0x65
24729 #undef  MC_CMD_0x65_PRIVILEGE_CTG
24730
24731 #define MC_CMD_0x65_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
24732
24733 /* MC_CMD_TSA_IPADDR_IN msgrequest */
24734 #define MC_CMD_TSA_IPADDR_IN_LEN 4
24735 /* Header containing information to identify which sub-operation of this
24736  * command to perform. The header contains a 16-bit op-code. Unused space in
24737  * this field is reserved for future expansion.
24738  */
24739 #define MC_CMD_TSA_IPADDR_IN_OP_HDR_OFST 0
24740 #define MC_CMD_TSA_IPADDR_IN_OP_HDR_LEN 4
24741 #define MC_CMD_TSA_IPADDR_IN_OP_OFST 0
24742 #define MC_CMD_TSA_IPADDR_IN_OP_LBN 0
24743 #define MC_CMD_TSA_IPADDR_IN_OP_WIDTH 16
24744 /* enum: Request that the adapter verifies that the IPv4 addresses supplied are
24745  * still in use by the host by sending ARP probes to the host. The MC does not
24746  * wait for a response to the probes and sends an MCDI response to the
24747  * controller once the probes have been sent to the host. The response to the
24748  * probes (if there are any) will be forwarded to the controller using
24749  * MC_CMD_TSA_INFO alerts.
24750  */
24751 #define MC_CMD_TSA_IPADDR_OP_VALIDATE_IPV4 0x1
24752 /* enum: Notify the adapter that one or more IPv4 addresses are no longer valid
24753  * for the host of the adapter. The adapter should remove the IPv4 addresses
24754  * from its local cache.
24755  */
24756 #define MC_CMD_TSA_IPADDR_OP_REMOVE_IPV4 0x2
24757
24758 /* MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4 msgrequest */
24759 #define MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4_LENMIN 16
24760 #define MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4_LENMAX 248
24761 #define MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4_LENMAX_MCDI2 1016
24762 #define MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4_LEN(num) (8+8*(num))
24763 #define MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4_IPV4_ITEM_NUM(len) (((len)-8)/8)
24764 /* Header containing information to identify which sub-operation of this
24765  * command to perform. The header contains a 16-bit op-code. Unused space in
24766  * this field is reserved for future expansion.
24767  */
24768 #define MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4_OP_HDR_OFST 0
24769 #define MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4_OP_HDR_LEN 4
24770 #define MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4_OP_OFST 0
24771 #define MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4_OP_LBN 0
24772 #define MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4_OP_WIDTH 16
24773 /* Number of IPv4 addresses to validate. */
24774 #define MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4_NUM_ITEMS_OFST 4
24775 #define MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4_NUM_ITEMS_LEN 4
24776 /* The IPv4 addresses to validate, in struct MC_TSA_IPV4_ITEM format. */
24777 #define MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4_IPV4_ITEM_OFST 8
24778 #define MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4_IPV4_ITEM_LEN 8
24779 #define MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4_IPV4_ITEM_LO_OFST 8
24780 #define MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4_IPV4_ITEM_LO_LEN 4
24781 #define MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4_IPV4_ITEM_LO_LBN 64
24782 #define MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4_IPV4_ITEM_LO_WIDTH 32
24783 #define MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4_IPV4_ITEM_HI_OFST 12
24784 #define MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4_IPV4_ITEM_HI_LEN 4
24785 #define MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4_IPV4_ITEM_HI_LBN 96
24786 #define MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4_IPV4_ITEM_HI_WIDTH 32
24787 #define MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4_IPV4_ITEM_MINNUM 1
24788 #define MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4_IPV4_ITEM_MAXNUM 30
24789 #define MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4_IPV4_ITEM_MAXNUM_MCDI2 126
24790
24791 /* MC_CMD_TSA_IPADDR_OUT_VALIDATE_IPV4 msgresponse */
24792 #define MC_CMD_TSA_IPADDR_OUT_VALIDATE_IPV4_LEN 0
24793
24794 /* MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4 msgrequest */
24795 #define MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4_LENMIN 16
24796 #define MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4_LENMAX 248
24797 #define MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4_LENMAX_MCDI2 1016
24798 #define MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4_LEN(num) (8+8*(num))
24799 #define MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4_IPV4_ITEM_NUM(len) (((len)-8)/8)
24800 /* Header containing information to identify which sub-operation of this
24801  * command to perform. The header contains a 16-bit op-code. Unused space in
24802  * this field is reserved for future expansion.
24803  */
24804 #define MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4_OP_HDR_OFST 0
24805 #define MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4_OP_HDR_LEN 4
24806 #define MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4_OP_OFST 0
24807 #define MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4_OP_LBN 0
24808 #define MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4_OP_WIDTH 16
24809 /* Number of IPv4 addresses to remove. */
24810 #define MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4_NUM_ITEMS_OFST 4
24811 #define MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4_NUM_ITEMS_LEN 4
24812 /* The IPv4 addresses that have expired, in struct MC_TSA_IPV4_ITEM format. */
24813 #define MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4_IPV4_ITEM_OFST 8
24814 #define MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4_IPV4_ITEM_LEN 8
24815 #define MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4_IPV4_ITEM_LO_OFST 8
24816 #define MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4_IPV4_ITEM_LO_LEN 4
24817 #define MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4_IPV4_ITEM_LO_LBN 64
24818 #define MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4_IPV4_ITEM_LO_WIDTH 32
24819 #define MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4_IPV4_ITEM_HI_OFST 12
24820 #define MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4_IPV4_ITEM_HI_LEN 4
24821 #define MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4_IPV4_ITEM_HI_LBN 96
24822 #define MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4_IPV4_ITEM_HI_WIDTH 32
24823 #define MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4_IPV4_ITEM_MINNUM 1
24824 #define MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4_IPV4_ITEM_MAXNUM 30
24825 #define MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4_IPV4_ITEM_MAXNUM_MCDI2 126
24826
24827 /* MC_CMD_TSA_IPADDR_OUT_REMOVE_IPV4 msgresponse */
24828 #define MC_CMD_TSA_IPADDR_OUT_REMOVE_IPV4_LEN 0
24829
24830
24831 /***********************************/
24832 /* MC_CMD_SECURE_NIC_INFO
24833  * Get secure NIC information. While many of the features reported by these
24834  * commands are related to TSA, they must be supported in firmware where TSA is
24835  * disabled.
24836  */
24837 #define MC_CMD_SECURE_NIC_INFO 0x132
24838 #define MC_CMD_SECURE_NIC_INFO_MSGSET 0x132
24839 #undef  MC_CMD_0x132_PRIVILEGE_CTG
24840
24841 #define MC_CMD_0x132_PRIVILEGE_CTG SRIOV_CTG_GENERAL
24842
24843 /* MC_CMD_SECURE_NIC_INFO_IN msgrequest */
24844 #define MC_CMD_SECURE_NIC_INFO_IN_LEN 4
24845 /* sub-operation code info */
24846 #define MC_CMD_SECURE_NIC_INFO_IN_OP_HDR_OFST 0
24847 #define MC_CMD_SECURE_NIC_INFO_IN_OP_HDR_LEN 4
24848 #define MC_CMD_SECURE_NIC_INFO_IN_OP_OFST 0
24849 #define MC_CMD_SECURE_NIC_INFO_IN_OP_LBN 0
24850 #define MC_CMD_SECURE_NIC_INFO_IN_OP_WIDTH 16
24851 /* enum: Get the status of various security settings, all signed along with a
24852  * challenge chosen by the host.
24853  */
24854 #define MC_CMD_SECURE_NIC_INFO_OP_STATUS 0x0
24855
24856 /* MC_CMD_SECURE_NIC_INFO_IN_STATUS msgrequest */
24857 #define MC_CMD_SECURE_NIC_INFO_IN_STATUS_LEN 24
24858 /* sub-operation code, must be MC_CMD_SECURE_NIC_INFO_OP_STATUS */
24859 #define MC_CMD_SECURE_NIC_INFO_IN_STATUS_OP_HDR_OFST 0
24860 #define MC_CMD_SECURE_NIC_INFO_IN_STATUS_OP_HDR_LEN 4
24861 /* Type of key to be used to sign response. */
24862 #define MC_CMD_SECURE_NIC_INFO_IN_STATUS_KEY_TYPE_OFST 4
24863 #define MC_CMD_SECURE_NIC_INFO_IN_STATUS_KEY_TYPE_LEN 4
24864 #define MC_CMD_SECURE_NIC_INFO_IN_STATUS_UNUSED 0x0 /* enum */
24865 /* enum: Solarflare adapter authentication key, installed by Manftest. */
24866 #define MC_CMD_SECURE_NIC_INFO_IN_STATUS_SF_ADAPTER_AUTH 0x1
24867 /* enum: TSA binding key, installed after adapter is bound to a TSA controller.
24868  * This is not supported in firmware which does not support TSA.
24869  */
24870 #define MC_CMD_SECURE_NIC_INFO_IN_STATUS_TSA_BINDING 0x2
24871 /* enum: Customer adapter authentication key. Installed by the customer in the
24872  * field, but otherwise similar to the Solarflare adapter authentication key.
24873  */
24874 #define MC_CMD_SECURE_NIC_INFO_IN_STATUS_CUSTOMER_ADAPTER_AUTH 0x3
24875 /* Random challenge generated by the host. */
24876 #define MC_CMD_SECURE_NIC_INFO_IN_STATUS_CHALLENGE_OFST 8
24877 #define MC_CMD_SECURE_NIC_INFO_IN_STATUS_CHALLENGE_LEN 16
24878
24879 /* MC_CMD_SECURE_NIC_INFO_OUT_STATUS msgresponse */
24880 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_LEN 420
24881 /* Length of the signature in MSG_SIGNATURE. */
24882 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_MSG_SIGNATURE_LEN_OFST 0
24883 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_MSG_SIGNATURE_LEN_LEN 4
24884 /* Signature over the message, starting at MESSAGE_TYPE and continuing to the
24885  * end of the MCDI response, allowing the message format to be extended. The
24886  * signature uses ECDSA 384 encoding in ASN.1 format. It has variable length,
24887  * with a maximum of 384 bytes.
24888  */
24889 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_MSG_SIGNATURE_OFST 4
24890 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_MSG_SIGNATURE_LEN 384
24891 /* Enum value indicating the type of response. This protects against chosen
24892  * message attacks. The enum values are random rather than sequential to make
24893  * it unlikely that values will be reused should other commands in a different
24894  * namespace need to create signed messages.
24895  */
24896 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_MESSAGE_TYPE_OFST 388
24897 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_MESSAGE_TYPE_LEN 4
24898 /* enum: Message type value for the response to a
24899  * MC_CMD_SECURE_NIC_INFO_IN_STATUS message.
24900  */
24901 #define MC_CMD_SECURE_NIC_INFO_STATUS 0xdb4
24902 /* The challenge provided by the host in the MC_CMD_SECURE_NIC_INFO_IN_STATUS
24903  * message
24904  */
24905 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_CHALLENGE_OFST 392
24906 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_CHALLENGE_LEN 16
24907 /* The first 32 bits of XPM memory, which include security and flag bits, die
24908  * ID and chip ID revision. The meaning of these bits is defined in
24909  * mc/include/mc/xpm.h in the firmwaresrc repository.
24910  */
24911 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_XPM_STATUS_BITS_OFST 408
24912 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_XPM_STATUS_BITS_LEN 4
24913 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_FIRMWARE_VERSION_A_OFST 412
24914 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_FIRMWARE_VERSION_A_LEN 2
24915 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_FIRMWARE_VERSION_B_OFST 414
24916 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_FIRMWARE_VERSION_B_LEN 2
24917 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_FIRMWARE_VERSION_C_OFST 416
24918 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_FIRMWARE_VERSION_C_LEN 2
24919 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_FIRMWARE_VERSION_D_OFST 418
24920 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_FIRMWARE_VERSION_D_LEN 2
24921
24922
24923 /***********************************/
24924 /* MC_CMD_TSA_TEST
24925  * A simple ping-pong command just to test the adapter<>controller MCDI
24926  * communication channel. This command makes not changes to the TSA adapter's
24927  * internal state. It is used by the controller just to verify that the MCDI
24928  * communication channel is working fine. This command takes no additonal
24929  * parameters in request or response.
24930  */
24931 #define MC_CMD_TSA_TEST 0x125
24932 #define MC_CMD_TSA_TEST_MSGSET 0x125
24933 #undef  MC_CMD_0x125_PRIVILEGE_CTG
24934
24935 #define MC_CMD_0x125_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
24936
24937 /* MC_CMD_TSA_TEST_IN msgrequest */
24938 #define MC_CMD_TSA_TEST_IN_LEN 0
24939
24940 /* MC_CMD_TSA_TEST_OUT msgresponse */
24941 #define MC_CMD_TSA_TEST_OUT_LEN 0
24942
24943
24944 /***********************************/
24945 /* MC_CMD_TSA_RULESET_OVERRIDE
24946  * Override TSA ruleset that is currently active on the adapter. This operation
24947  * does not modify the ruleset itself. This operation provides a mechanism to
24948  * apply an allow-all or deny-all operation on all packets, thereby completely
24949  * ignoring the rule-set configured on the adapter. The main purpose of this
24950  * operation is to provide a deterministic state to the TSA firewall during
24951  * rule-set transitions.
24952  */
24953 #define MC_CMD_TSA_RULESET_OVERRIDE 0x12a
24954 #define MC_CMD_TSA_RULESET_OVERRIDE_MSGSET 0x12a
24955 #undef  MC_CMD_0x12a_PRIVILEGE_CTG
24956
24957 #define MC_CMD_0x12a_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
24958
24959 /* MC_CMD_TSA_RULESET_OVERRIDE_IN msgrequest */
24960 #define MC_CMD_TSA_RULESET_OVERRIDE_IN_LEN 4
24961 /* The override state to apply. */
24962 #define MC_CMD_TSA_RULESET_OVERRIDE_IN_STATE_OFST 0
24963 #define MC_CMD_TSA_RULESET_OVERRIDE_IN_STATE_LEN 4
24964 /* enum: No override in place - the existing ruleset is in operation. */
24965 #define MC_CMD_TSA_RULESET_OVERRIDE_NONE 0x0
24966 /* enum: Block all packets seen on all datapath channel except those packets
24967  * required for basic configuration of the TSA NIC such as ARPs and TSA-
24968  * communication traffic. Such exceptional traffic is handled differently
24969  * compared to TSA rulesets.
24970  */
24971 #define MC_CMD_TSA_RULESET_OVERRIDE_BLOCK 0x1
24972 /* enum: Allow all packets through all datapath channel. The TSA adapter
24973  * behaves like a normal NIC without any firewalls.
24974  */
24975 #define MC_CMD_TSA_RULESET_OVERRIDE_ALLOW 0x2
24976
24977 /* MC_CMD_TSA_RULESET_OVERRIDE_OUT msgresponse */
24978 #define MC_CMD_TSA_RULESET_OVERRIDE_OUT_LEN 0
24979
24980
24981 /***********************************/
24982 /* MC_CMD_TSAC_REQUEST
24983  * Generic command to send requests from a TSA controller to a TSA adapter.
24984  * Specific usage is determined by the TYPE field.
24985  */
24986 #define MC_CMD_TSAC_REQUEST 0x12b
24987 #define MC_CMD_TSAC_REQUEST_MSGSET 0x12b
24988 #undef  MC_CMD_0x12b_PRIVILEGE_CTG
24989
24990 #define MC_CMD_0x12b_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
24991
24992 /* MC_CMD_TSAC_REQUEST_IN msgrequest */
24993 #define MC_CMD_TSAC_REQUEST_IN_LEN 4
24994 /* The type of request from the controller. */
24995 #define MC_CMD_TSAC_REQUEST_IN_TYPE_OFST 0
24996 #define MC_CMD_TSAC_REQUEST_IN_TYPE_LEN 4
24997 /* enum: Request the adapter to resend localIP information from it's cache. The
24998  * command does not return any IP address information; IP addresses are sent as
24999  * TSA notifications as descibed in MC_CMD_TSA_INFO_IN_LOCAL_IP.
25000  */
25001 #define MC_CMD_TSAC_REQUEST_LOCALIP 0x0
25002
25003 /* MC_CMD_TSAC_REQUEST_OUT msgresponse */
25004 #define MC_CMD_TSAC_REQUEST_OUT_LEN 0
25005
25006
25007 /***********************************/
25008 /* MC_CMD_SUC_VERSION
25009  * Get the version of the SUC
25010  */
25011 #define MC_CMD_SUC_VERSION 0x134
25012 #define MC_CMD_SUC_VERSION_MSGSET 0x134
25013 #undef  MC_CMD_0x134_PRIVILEGE_CTG
25014
25015 #define MC_CMD_0x134_PRIVILEGE_CTG SRIOV_CTG_GENERAL
25016
25017 /* MC_CMD_SUC_VERSION_IN msgrequest */
25018 #define MC_CMD_SUC_VERSION_IN_LEN 0
25019
25020 /* MC_CMD_SUC_VERSION_OUT msgresponse */
25021 #define MC_CMD_SUC_VERSION_OUT_LEN 24
25022 /* The SUC firmware version as four numbers - a.b.c.d */
25023 #define MC_CMD_SUC_VERSION_OUT_VERSION_OFST 0
25024 #define MC_CMD_SUC_VERSION_OUT_VERSION_LEN 4
25025 #define MC_CMD_SUC_VERSION_OUT_VERSION_NUM 4
25026 /* The date, in seconds since the Unix epoch, when the firmware image was
25027  * built.
25028  */
25029 #define MC_CMD_SUC_VERSION_OUT_BUILD_DATE_OFST 16
25030 #define MC_CMD_SUC_VERSION_OUT_BUILD_DATE_LEN 4
25031 /* The ID of the SUC chip. This is specific to the platform but typically
25032  * indicates family, memory sizes etc. See SF-116728-SW for further details.
25033  */
25034 #define MC_CMD_SUC_VERSION_OUT_CHIP_ID_OFST 20
25035 #define MC_CMD_SUC_VERSION_OUT_CHIP_ID_LEN 4
25036
25037 /* MC_CMD_SUC_BOOT_VERSION_IN msgrequest: Get the version of the SUC boot
25038  * loader.
25039  */
25040 #define MC_CMD_SUC_BOOT_VERSION_IN_LEN 4
25041 #define MC_CMD_SUC_BOOT_VERSION_IN_MAGIC_OFST 0
25042 #define MC_CMD_SUC_BOOT_VERSION_IN_MAGIC_LEN 4
25043 /* enum: Requests the SUC boot version. */
25044 #define MC_CMD_SUC_VERSION_GET_BOOT_VERSION 0xb007700b
25045
25046 /* MC_CMD_SUC_BOOT_VERSION_OUT msgresponse */
25047 #define MC_CMD_SUC_BOOT_VERSION_OUT_LEN 4
25048 /* The SUC boot version */
25049 #define MC_CMD_SUC_BOOT_VERSION_OUT_VERSION_OFST 0
25050 #define MC_CMD_SUC_BOOT_VERSION_OUT_VERSION_LEN 4
25051
25052
25053 /***********************************/
25054 /* MC_CMD_SUC_MANFTEST
25055  * Operations to support manftest on SUC based systems.
25056  */
25057 #define MC_CMD_SUC_MANFTEST 0x135
25058 #define MC_CMD_SUC_MANFTEST_MSGSET 0x135
25059 #undef  MC_CMD_0x135_PRIVILEGE_CTG
25060
25061 #define MC_CMD_0x135_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
25062
25063 /* MC_CMD_SUC_MANFTEST_IN msgrequest */
25064 #define MC_CMD_SUC_MANFTEST_IN_LEN 4
25065 /* The manftest operation to be performed. */
25066 #define MC_CMD_SUC_MANFTEST_IN_OP_OFST 0
25067 #define MC_CMD_SUC_MANFTEST_IN_OP_LEN 4
25068 /* enum: Read serial number and use count. */
25069 #define MC_CMD_SUC_MANFTEST_WEAROUT_READ 0x0
25070 /* enum: Update use count on wearout adapter. */
25071 #define MC_CMD_SUC_MANFTEST_WEAROUT_UPDATE 0x1
25072 /* enum: Start an ADC calibration. */
25073 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_START 0x2
25074 /* enum: Read the status of an ADC calibration. */
25075 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS 0x3
25076 /* enum: Read the results of an ADC calibration. */
25077 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_RESULT 0x4
25078 /* enum: Read the PCIe configuration. */
25079 #define MC_CMD_SUC_MANFTEST_CONFIG_PCIE_READ 0x5
25080 /* enum: Write the PCIe configuration. */
25081 #define MC_CMD_SUC_MANFTEST_CONFIG_PCIE_WRITE 0x6
25082 /* enum: Write FRU information to SUC. The FRU information is taken from the
25083  * FRU_INFORMATION partition. Attempts to write to read-only FRUs are rejected.
25084  */
25085 #define MC_CMD_SUC_MANFTEST_FRU_WRITE 0x7
25086 /* enum: Read UDID Vendor Specific ID from SUC persistent storage. */
25087 #define MC_CMD_SUC_MANFTEST_SMBUS_ID_READ 0x8
25088 /* enum: Write UDID Vendor Specific ID to SUC persistent storage for use in
25089  * SMBus ARP.
25090  */
25091 #define MC_CMD_SUC_MANFTEST_SMBUS_ID_WRITE 0x9
25092
25093 /* MC_CMD_SUC_MANFTEST_OUT msgresponse */
25094 #define MC_CMD_SUC_MANFTEST_OUT_LEN 0
25095
25096 /* MC_CMD_SUC_MANFTEST_WEAROUT_READ_IN msgrequest */
25097 #define MC_CMD_SUC_MANFTEST_WEAROUT_READ_IN_LEN 4
25098 /* The manftest operation to be performed. This must be
25099  * MC_CMD_SUC_MANFTEST_WEAROUT_READ.
25100  */
25101 #define MC_CMD_SUC_MANFTEST_WEAROUT_READ_IN_OP_OFST 0
25102 #define MC_CMD_SUC_MANFTEST_WEAROUT_READ_IN_OP_LEN 4
25103
25104 /* MC_CMD_SUC_MANFTEST_WEAROUT_READ_OUT msgresponse */
25105 #define MC_CMD_SUC_MANFTEST_WEAROUT_READ_OUT_LEN 20
25106 /* The serial number of the wearout adapter, see SF-112717-PR for format. */
25107 #define MC_CMD_SUC_MANFTEST_WEAROUT_READ_OUT_SERIAL_NUMBER_OFST 0
25108 #define MC_CMD_SUC_MANFTEST_WEAROUT_READ_OUT_SERIAL_NUMBER_LEN 16
25109 /* The use count of the wearout adapter. */
25110 #define MC_CMD_SUC_MANFTEST_WEAROUT_READ_OUT_USE_COUNT_OFST 16
25111 #define MC_CMD_SUC_MANFTEST_WEAROUT_READ_OUT_USE_COUNT_LEN 4
25112
25113 /* MC_CMD_SUC_MANFTEST_WEAROUT_UPDATE_IN msgrequest */
25114 #define MC_CMD_SUC_MANFTEST_WEAROUT_UPDATE_IN_LEN 4
25115 /* The manftest operation to be performed. This must be
25116  * MC_CMD_SUC_MANFTEST_WEAROUT_UPDATE.
25117  */
25118 #define MC_CMD_SUC_MANFTEST_WEAROUT_UPDATE_IN_OP_OFST 0
25119 #define MC_CMD_SUC_MANFTEST_WEAROUT_UPDATE_IN_OP_LEN 4
25120
25121 /* MC_CMD_SUC_MANFTEST_WEAROUT_UPDATE_OUT msgresponse */
25122 #define MC_CMD_SUC_MANFTEST_WEAROUT_UPDATE_OUT_LEN 0
25123
25124 /* MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_START_IN msgrequest */
25125 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_START_IN_LEN 4
25126 /* The manftest operation to be performed. This must be
25127  * MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_START.
25128  */
25129 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_START_IN_OP_OFST 0
25130 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_START_IN_OP_LEN 4
25131
25132 /* MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_START_OUT msgresponse */
25133 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_START_OUT_LEN 0
25134
25135 /* MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS_IN msgrequest */
25136 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS_IN_LEN 4
25137 /* The manftest operation to be performed. This must be
25138  * MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS.
25139  */
25140 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS_IN_OP_OFST 0
25141 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS_IN_OP_LEN 4
25142
25143 /* MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS_OUT msgresponse */
25144 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS_OUT_LEN 4
25145 /* The combined status of the calibration operation. */
25146 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS_OUT_FLAGS_OFST 0
25147 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS_OUT_FLAGS_LEN 4
25148 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS_OUT_CALIBRATING_OFST 0
25149 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS_OUT_CALIBRATING_LBN 0
25150 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS_OUT_CALIBRATING_WIDTH 1
25151 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS_OUT_FAILED_OFST 0
25152 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS_OUT_FAILED_LBN 1
25153 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS_OUT_FAILED_WIDTH 1
25154 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS_OUT_RESULT_OFST 0
25155 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS_OUT_RESULT_LBN 2
25156 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS_OUT_RESULT_WIDTH 4
25157 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS_OUT_INDEX_OFST 0
25158 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS_OUT_INDEX_LBN 6
25159 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS_OUT_INDEX_WIDTH 2
25160
25161 /* MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_RESULT_IN msgrequest */
25162 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_RESULT_IN_LEN 4
25163 /* The manftest operation to be performed. This must be
25164  * MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_RESULT.
25165  */
25166 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_RESULT_IN_OP_OFST 0
25167 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_RESULT_IN_OP_LEN 4
25168
25169 /* MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_RESULT_OUT msgresponse */
25170 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_RESULT_OUT_LEN 12
25171 /* The set of calibration results. */
25172 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_RESULT_OUT_VALUE_OFST 0
25173 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_RESULT_OUT_VALUE_LEN 4
25174 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_RESULT_OUT_VALUE_NUM 3
25175
25176 /* MC_CMD_SUC_MANFTEST_CONFIG_PCIE_READ_IN msgrequest */
25177 #define MC_CMD_SUC_MANFTEST_CONFIG_PCIE_READ_IN_LEN 4
25178 /* The manftest operation to be performed. This must be
25179  * MC_CMD_SUC_MANFTEST_CONFIG_PCIE_READ.
25180  */
25181 #define MC_CMD_SUC_MANFTEST_CONFIG_PCIE_READ_IN_OP_OFST 0
25182 #define MC_CMD_SUC_MANFTEST_CONFIG_PCIE_READ_IN_OP_LEN 4
25183
25184 /* MC_CMD_SUC_MANFTEST_CONFIG_PCIE_READ_OUT msgresponse */
25185 #define MC_CMD_SUC_MANFTEST_CONFIG_PCIE_READ_OUT_LEN 4
25186 /* The PCIe vendor ID. */
25187 #define MC_CMD_SUC_MANFTEST_CONFIG_PCIE_READ_OUT_VENDOR_ID_OFST 0
25188 #define MC_CMD_SUC_MANFTEST_CONFIG_PCIE_READ_OUT_VENDOR_ID_LEN 2
25189 /* The PCIe device ID. */
25190 #define MC_CMD_SUC_MANFTEST_CONFIG_PCIE_READ_OUT_DEVICE_ID_OFST 2
25191 #define MC_CMD_SUC_MANFTEST_CONFIG_PCIE_READ_OUT_DEVICE_ID_LEN 2
25192
25193 /* MC_CMD_SUC_MANFTEST_CONFIG_PCIE_WRITE_IN msgrequest */
25194 #define MC_CMD_SUC_MANFTEST_CONFIG_PCIE_WRITE_IN_LEN 8
25195 /* The manftest operation to be performed. This must be
25196  * MC_CMD_SUC_MANFTEST_CONFIG_PCIE_WRITE.
25197  */
25198 #define MC_CMD_SUC_MANFTEST_CONFIG_PCIE_WRITE_IN_OP_OFST 0
25199 #define MC_CMD_SUC_MANFTEST_CONFIG_PCIE_WRITE_IN_OP_LEN 4
25200 /* The PCIe vendor ID. */
25201 #define MC_CMD_SUC_MANFTEST_CONFIG_PCIE_WRITE_IN_VENDOR_ID_OFST 4
25202 #define MC_CMD_SUC_MANFTEST_CONFIG_PCIE_WRITE_IN_VENDOR_ID_LEN 2
25203 /* The PCIe device ID. */
25204 #define MC_CMD_SUC_MANFTEST_CONFIG_PCIE_WRITE_IN_DEVICE_ID_OFST 6
25205 #define MC_CMD_SUC_MANFTEST_CONFIG_PCIE_WRITE_IN_DEVICE_ID_LEN 2
25206
25207 /* MC_CMD_SUC_MANFTEST_CONFIG_PCIE_WRITE_OUT msgresponse */
25208 #define MC_CMD_SUC_MANFTEST_CONFIG_PCIE_WRITE_OUT_LEN 0
25209
25210 /* MC_CMD_SUC_MANFTEST_FRU_WRITE_IN msgrequest */
25211 #define MC_CMD_SUC_MANFTEST_FRU_WRITE_IN_LEN 4
25212 /* The manftest operation to be performed. This must be
25213  * MC_CMD_SUC_MANFTEST_FRU_WRITE
25214  */
25215 #define MC_CMD_SUC_MANFTEST_FRU_WRITE_IN_OP_OFST 0
25216 #define MC_CMD_SUC_MANFTEST_FRU_WRITE_IN_OP_LEN 4
25217
25218 /* MC_CMD_SUC_MANFTEST_FRU_WRITE_OUT msgresponse */
25219 #define MC_CMD_SUC_MANFTEST_FRU_WRITE_OUT_LEN 0
25220
25221 /* MC_CMD_SUC_MANFTEST_SMBUS_ID_READ_IN msgrequest */
25222 #define MC_CMD_SUC_MANFTEST_SMBUS_ID_READ_IN_LEN 4
25223 /* The manftest operation to be performed. This must be
25224  * MC_CMD_SUC_MANFTEST_SMBUS_ID_READ.
25225  */
25226 #define MC_CMD_SUC_MANFTEST_SMBUS_ID_READ_IN_OP_OFST 0
25227 #define MC_CMD_SUC_MANFTEST_SMBUS_ID_READ_IN_OP_LEN 4
25228
25229 /* MC_CMD_SUC_MANFTEST_SMBUS_ID_READ_OUT msgresponse */
25230 #define MC_CMD_SUC_MANFTEST_SMBUS_ID_READ_OUT_LEN 4
25231 /* The SMBus ID. */
25232 #define MC_CMD_SUC_MANFTEST_SMBUS_ID_READ_OUT_SMBUS_ID_OFST 0
25233 #define MC_CMD_SUC_MANFTEST_SMBUS_ID_READ_OUT_SMBUS_ID_LEN 4
25234
25235 /* MC_CMD_SUC_MANFTEST_SMBUS_ID_WRITE_IN msgrequest */
25236 #define MC_CMD_SUC_MANFTEST_SMBUS_ID_WRITE_IN_LEN 8
25237 /* The manftest operation to be performed. This must be
25238  * MC_CMD_SUC_MANFTEST_SMBUS_ID_WRITE.
25239  */
25240 #define MC_CMD_SUC_MANFTEST_SMBUS_ID_WRITE_IN_OP_OFST 0
25241 #define MC_CMD_SUC_MANFTEST_SMBUS_ID_WRITE_IN_OP_LEN 4
25242 /* The SMBus ID. */
25243 #define MC_CMD_SUC_MANFTEST_SMBUS_ID_WRITE_IN_SMBUS_ID_OFST 4
25244 #define MC_CMD_SUC_MANFTEST_SMBUS_ID_WRITE_IN_SMBUS_ID_LEN 4
25245
25246 /* MC_CMD_SUC_MANFTEST_SMBUS_ID_WRITE_OUT msgresponse */
25247 #define MC_CMD_SUC_MANFTEST_SMBUS_ID_WRITE_OUT_LEN 0
25248
25249
25250 /***********************************/
25251 /* MC_CMD_GET_CERTIFICATE
25252  * Request a certificate.
25253  */
25254 #define MC_CMD_GET_CERTIFICATE 0x12c
25255 #define MC_CMD_GET_CERTIFICATE_MSGSET 0x12c
25256 #undef  MC_CMD_0x12c_PRIVILEGE_CTG
25257
25258 #define MC_CMD_0x12c_PRIVILEGE_CTG SRIOV_CTG_GENERAL
25259
25260 /* MC_CMD_GET_CERTIFICATE_IN msgrequest */
25261 #define MC_CMD_GET_CERTIFICATE_IN_LEN 8
25262 /* Type of the certificate to be retrieved. */
25263 #define MC_CMD_GET_CERTIFICATE_IN_TYPE_OFST 0
25264 #define MC_CMD_GET_CERTIFICATE_IN_TYPE_LEN 4
25265 #define MC_CMD_GET_CERTIFICATE_IN_UNUSED 0x0 /* enum */
25266 #define MC_CMD_GET_CERTIFICATE_IN_AAC 0x1 /* enum */
25267 /* enum: Adapter Authentication Certificate (AAC). The AAC is unique to each
25268  * adapter and is used to verify its authenticity. It is installed by Manftest.
25269  */
25270 #define MC_CMD_GET_CERTIFICATE_IN_ADAPTER_AUTH 0x1
25271 #define MC_CMD_GET_CERTIFICATE_IN_AASC 0x2 /* enum */
25272 /* enum: Adapter Authentication Signing Certificate (AASC). The AASC is shared
25273  * by a group of adapters (typically a purchase order) and is used to verify
25274  * the validity of AAC along with the SF root certificate. It is installed by
25275  * Manftest.
25276  */
25277 #define MC_CMD_GET_CERTIFICATE_IN_ADAPTER_AUTH_SIGNING 0x2
25278 #define MC_CMD_GET_CERTIFICATE_IN_CUSTOMER_AAC 0x3 /* enum */
25279 /* enum: Customer Adapter Authentication Certificate. The Customer AAC is
25280  * unique to each adapter and is used to verify its authenticity in cases where
25281  * either the AAC is not installed or a customer desires to use their own
25282  * certificate chain. It is installed by the customer.
25283  */
25284 #define MC_CMD_GET_CERTIFICATE_IN_CUSTOMER_ADAPTER_AUTH 0x3
25285 #define MC_CMD_GET_CERTIFICATE_IN_CUSTOMER_AASC 0x4 /* enum */
25286 /* enum: Customer Adapter Authentication Certificate. The Customer AASC is
25287  * shared by a group of adapters and is used to verify the validity of the
25288  * Customer AAC along with the customers root certificate. It is installed by
25289  * the customer.
25290  */
25291 #define MC_CMD_GET_CERTIFICATE_IN_CUSTOMER_ADAPTER_AUTH_SIGNING 0x4
25292 /* Offset, measured in bytes, relative to the start of the certificate data
25293  * from which the certificate is to be retrieved.
25294  */
25295 #define MC_CMD_GET_CERTIFICATE_IN_OFFSET_OFST 4
25296 #define MC_CMD_GET_CERTIFICATE_IN_OFFSET_LEN 4
25297
25298 /* MC_CMD_GET_CERTIFICATE_OUT msgresponse */
25299 #define MC_CMD_GET_CERTIFICATE_OUT_LENMIN 13
25300 #define MC_CMD_GET_CERTIFICATE_OUT_LENMAX 252
25301 #define MC_CMD_GET_CERTIFICATE_OUT_LENMAX_MCDI2 1020
25302 #define MC_CMD_GET_CERTIFICATE_OUT_LEN(num) (12+1*(num))
25303 #define MC_CMD_GET_CERTIFICATE_OUT_DATA_NUM(len) (((len)-12)/1)
25304 /* Type of the certificate. */
25305 #define MC_CMD_GET_CERTIFICATE_OUT_TYPE_OFST 0
25306 #define MC_CMD_GET_CERTIFICATE_OUT_TYPE_LEN 4
25307 /*            Enum values, see field(s): */
25308 /*               MC_CMD_GET_CERTIFICATE_IN/TYPE */
25309 /* Offset, measured in bytes, relative to the start of the certificate data
25310  * from which data in this message starts.
25311  */
25312 #define MC_CMD_GET_CERTIFICATE_OUT_OFFSET_OFST 4
25313 #define MC_CMD_GET_CERTIFICATE_OUT_OFFSET_LEN 4
25314 /* Total length of the certificate data. */
25315 #define MC_CMD_GET_CERTIFICATE_OUT_TOTAL_LENGTH_OFST 8
25316 #define MC_CMD_GET_CERTIFICATE_OUT_TOTAL_LENGTH_LEN 4
25317 /* The certificate data. */
25318 #define MC_CMD_GET_CERTIFICATE_OUT_DATA_OFST 12
25319 #define MC_CMD_GET_CERTIFICATE_OUT_DATA_LEN 1
25320 #define MC_CMD_GET_CERTIFICATE_OUT_DATA_MINNUM 1
25321 #define MC_CMD_GET_CERTIFICATE_OUT_DATA_MAXNUM 240
25322 #define MC_CMD_GET_CERTIFICATE_OUT_DATA_MAXNUM_MCDI2 1008
25323
25324
25325 /***********************************/
25326 /* MC_CMD_GET_NIC_GLOBAL
25327  * Get a global value which applies to all PCI functions
25328  */
25329 #define MC_CMD_GET_NIC_GLOBAL 0x12d
25330 #define MC_CMD_GET_NIC_GLOBAL_MSGSET 0x12d
25331 #undef  MC_CMD_0x12d_PRIVILEGE_CTG
25332
25333 #define MC_CMD_0x12d_PRIVILEGE_CTG SRIOV_CTG_GENERAL
25334
25335 /* MC_CMD_GET_NIC_GLOBAL_IN msgrequest */
25336 #define MC_CMD_GET_NIC_GLOBAL_IN_LEN 4
25337 /* Key to request value for, see enum values in MC_CMD_SET_NIC_GLOBAL. If the
25338  * given key is unknown to the current firmware, the call will fail with
25339  * ENOENT.
25340  */
25341 #define MC_CMD_GET_NIC_GLOBAL_IN_KEY_OFST 0
25342 #define MC_CMD_GET_NIC_GLOBAL_IN_KEY_LEN 4
25343
25344 /* MC_CMD_GET_NIC_GLOBAL_OUT msgresponse */
25345 #define MC_CMD_GET_NIC_GLOBAL_OUT_LEN 4
25346 /* Value of requested key, see key descriptions below. */
25347 #define MC_CMD_GET_NIC_GLOBAL_OUT_VALUE_OFST 0
25348 #define MC_CMD_GET_NIC_GLOBAL_OUT_VALUE_LEN 4
25349
25350
25351 /***********************************/
25352 /* MC_CMD_SET_NIC_GLOBAL
25353  * Set a global value which applies to all PCI functions. Most global values
25354  * can only be changed under specific conditions, and this call will return an
25355  * appropriate error otherwise (see key descriptions).
25356  */
25357 #define MC_CMD_SET_NIC_GLOBAL 0x12e
25358 #define MC_CMD_SET_NIC_GLOBAL_MSGSET 0x12e
25359 #undef  MC_CMD_0x12e_PRIVILEGE_CTG
25360
25361 #define MC_CMD_0x12e_PRIVILEGE_CTG SRIOV_CTG_ADMIN
25362
25363 /* MC_CMD_SET_NIC_GLOBAL_IN msgrequest */
25364 #define MC_CMD_SET_NIC_GLOBAL_IN_LEN 8
25365 /* Key to change value of. Firmware will return ENOENT for keys it doesn't know
25366  * about.
25367  */
25368 #define MC_CMD_SET_NIC_GLOBAL_IN_KEY_OFST 0
25369 #define MC_CMD_SET_NIC_GLOBAL_IN_KEY_LEN 4
25370 /* enum: Request switching the datapath firmware sub-variant. Currently only
25371  * useful when running the DPDK f/w variant. See key values below, and the DPDK
25372  * section of the EF10 Driver Writers Guide. Note that any driver attaching
25373  * with the SUBVARIANT_AWARE flag cleared is implicitly considered as a request
25374  * to switch back to the default sub-variant, and will thus reset this value.
25375  * If a sub-variant switch happens, all other PCI functions will get their
25376  * resources reset (they will see an MC reboot).
25377  */
25378 #define MC_CMD_SET_NIC_GLOBAL_IN_FIRMWARE_SUBVARIANT 0x1
25379 /* New value to set, see key descriptions above. */
25380 #define MC_CMD_SET_NIC_GLOBAL_IN_VALUE_OFST 4
25381 #define MC_CMD_SET_NIC_GLOBAL_IN_VALUE_LEN 4
25382 /* enum: Only if KEY = FIRMWARE_SUBVARIANT. Default sub-variant with support
25383  * for maximum features for the current f/w variant. A request from a
25384  * privileged function to set this particular value will always succeed.
25385  */
25386 #define MC_CMD_SET_NIC_GLOBAL_IN_FW_SUBVARIANT_DEFAULT 0x0
25387 /* enum: Only if KEY = FIRMWARE_SUBVARIANT. Increases packet rate at the cost
25388  * of not supporting any TX checksum offloads. Only supported when running some
25389  * f/w variants, others will return ENOTSUP (as reported by the homonymous bit
25390  * in MC_CMD_GET_CAPABILITIES_V2). Can only be set when no other drivers are
25391  * attached, and the calling driver must have no resources allocated. See the
25392  * DPDK section of the EF10 Driver Writers Guide for a more detailed
25393  * description with possible error codes.
25394  */
25395 #define MC_CMD_SET_NIC_GLOBAL_IN_FW_SUBVARIANT_NO_TX_CSUM 0x1
25396
25397
25398 /***********************************/
25399 /* MC_CMD_LTSSM_TRACE_POLL
25400  * Medford2 hardware has support for logging all LTSSM state transitions to a
25401  * hardware buffer. When built with WITH_LTSSM_TRACE=1, the firmware will
25402  * periodially dump the contents of this hardware buffer to an internal
25403  * firmware buffer for later extraction.
25404  */
25405 #define MC_CMD_LTSSM_TRACE_POLL 0x12f
25406 #define MC_CMD_LTSSM_TRACE_POLL_MSGSET 0x12f
25407 #undef  MC_CMD_0x12f_PRIVILEGE_CTG
25408
25409 #define MC_CMD_0x12f_PRIVILEGE_CTG SRIOV_CTG_ADMIN
25410
25411 /* MC_CMD_LTSSM_TRACE_POLL_IN msgrequest: Read transitions from the firmware
25412  * internal buffer.
25413  */
25414 #define MC_CMD_LTSSM_TRACE_POLL_IN_LEN 4
25415 /* The maximum number of row that the caller can accept. The format of each row
25416  * is defined in MC_CMD_LTSSM_TRACE_POLL_OUT.
25417  */
25418 #define MC_CMD_LTSSM_TRACE_POLL_IN_MAX_ROW_COUNT_OFST 0
25419 #define MC_CMD_LTSSM_TRACE_POLL_IN_MAX_ROW_COUNT_LEN 4
25420
25421 /* MC_CMD_LTSSM_TRACE_POLL_OUT msgresponse */
25422 #define MC_CMD_LTSSM_TRACE_POLL_OUT_LENMIN 16
25423 #define MC_CMD_LTSSM_TRACE_POLL_OUT_LENMAX 248
25424 #define MC_CMD_LTSSM_TRACE_POLL_OUT_LENMAX_MCDI2 1016
25425 #define MC_CMD_LTSSM_TRACE_POLL_OUT_LEN(num) (8+8*(num))
25426 #define MC_CMD_LTSSM_TRACE_POLL_OUT_ROWS_NUM(len) (((len)-8)/8)
25427 #define MC_CMD_LTSSM_TRACE_POLL_OUT_FLAGS_OFST 0
25428 #define MC_CMD_LTSSM_TRACE_POLL_OUT_FLAGS_LEN 4
25429 #define MC_CMD_LTSSM_TRACE_POLL_OUT_HW_BUFFER_OVERFLOW_OFST 0
25430 #define MC_CMD_LTSSM_TRACE_POLL_OUT_HW_BUFFER_OVERFLOW_LBN 0
25431 #define MC_CMD_LTSSM_TRACE_POLL_OUT_HW_BUFFER_OVERFLOW_WIDTH 1
25432 #define MC_CMD_LTSSM_TRACE_POLL_OUT_FW_BUFFER_OVERFLOW_OFST 0
25433 #define MC_CMD_LTSSM_TRACE_POLL_OUT_FW_BUFFER_OVERFLOW_LBN 1
25434 #define MC_CMD_LTSSM_TRACE_POLL_OUT_FW_BUFFER_OVERFLOW_WIDTH 1
25435 #define MC_CMD_LTSSM_TRACE_POLL_OUT_CONTINUES_OFST 0
25436 #define MC_CMD_LTSSM_TRACE_POLL_OUT_CONTINUES_LBN 31
25437 #define MC_CMD_LTSSM_TRACE_POLL_OUT_CONTINUES_WIDTH 1
25438 /* The number of rows present in this response. */
25439 #define MC_CMD_LTSSM_TRACE_POLL_OUT_ROW_COUNT_OFST 4
25440 #define MC_CMD_LTSSM_TRACE_POLL_OUT_ROW_COUNT_LEN 4
25441 #define MC_CMD_LTSSM_TRACE_POLL_OUT_ROWS_OFST 8
25442 #define MC_CMD_LTSSM_TRACE_POLL_OUT_ROWS_LEN 8
25443 #define MC_CMD_LTSSM_TRACE_POLL_OUT_ROWS_LO_OFST 8
25444 #define MC_CMD_LTSSM_TRACE_POLL_OUT_ROWS_LO_LEN 4
25445 #define MC_CMD_LTSSM_TRACE_POLL_OUT_ROWS_LO_LBN 64
25446 #define MC_CMD_LTSSM_TRACE_POLL_OUT_ROWS_LO_WIDTH 32
25447 #define MC_CMD_LTSSM_TRACE_POLL_OUT_ROWS_HI_OFST 12
25448 #define MC_CMD_LTSSM_TRACE_POLL_OUT_ROWS_HI_LEN 4
25449 #define MC_CMD_LTSSM_TRACE_POLL_OUT_ROWS_HI_LBN 96
25450 #define MC_CMD_LTSSM_TRACE_POLL_OUT_ROWS_HI_WIDTH 32
25451 #define MC_CMD_LTSSM_TRACE_POLL_OUT_ROWS_MINNUM 0
25452 #define MC_CMD_LTSSM_TRACE_POLL_OUT_ROWS_MAXNUM 30
25453 #define MC_CMD_LTSSM_TRACE_POLL_OUT_ROWS_MAXNUM_MCDI2 126
25454 #define MC_CMD_LTSSM_TRACE_POLL_OUT_LTSSM_STATE_OFST 8
25455 #define MC_CMD_LTSSM_TRACE_POLL_OUT_LTSSM_STATE_LBN 0
25456 #define MC_CMD_LTSSM_TRACE_POLL_OUT_LTSSM_STATE_WIDTH 6
25457 #define MC_CMD_LTSSM_TRACE_POLL_OUT_RDLH_LINK_UP_OFST 8
25458 #define MC_CMD_LTSSM_TRACE_POLL_OUT_RDLH_LINK_UP_LBN 6
25459 #define MC_CMD_LTSSM_TRACE_POLL_OUT_RDLH_LINK_UP_WIDTH 1
25460 #define MC_CMD_LTSSM_TRACE_POLL_OUT_WAKE_N_OFST 8
25461 #define MC_CMD_LTSSM_TRACE_POLL_OUT_WAKE_N_LBN 7
25462 #define MC_CMD_LTSSM_TRACE_POLL_OUT_WAKE_N_WIDTH 1
25463 #define MC_CMD_LTSSM_TRACE_POLL_OUT_TIMESTAMP_PS_OFST 8
25464 #define MC_CMD_LTSSM_TRACE_POLL_OUT_TIMESTAMP_PS_LBN 8
25465 #define MC_CMD_LTSSM_TRACE_POLL_OUT_TIMESTAMP_PS_WIDTH 24
25466 /* The time of the LTSSM transition. Times are reported as fractional
25467  * microseconds since MC boot (wrapping at 2^32us). The fractional part is
25468  * reported in picoseconds. 0 <= TIMESTAMP_PS < 1000000 timestamp in seconds =
25469  * ((TIMESTAMP_US + TIMESTAMP_PS / 1000000) / 1000000)
25470  */
25471 #define MC_CMD_LTSSM_TRACE_POLL_OUT_TIMESTAMP_US_OFST 12
25472 #define MC_CMD_LTSSM_TRACE_POLL_OUT_TIMESTAMP_US_LEN 4
25473
25474
25475 /***********************************/
25476 /* MC_CMD_TELEMETRY_ENABLE
25477  * This command enables telemetry processing of packets, allowing a remote host
25478  * to gather information and analytics passing on the card. Enabling telemetry
25479  * will have a performance cost. Not supported on all hardware and datapath
25480  * variants. As of writing, only supported on Medford2 running full-featured
25481  * firmware variant.
25482  */
25483 #define MC_CMD_TELEMETRY_ENABLE 0x138
25484 #define MC_CMD_TELEMETRY_ENABLE_MSGSET 0x138
25485 #undef  MC_CMD_0x138_PRIVILEGE_CTG
25486
25487 #define MC_CMD_0x138_PRIVILEGE_CTG SRIOV_CTG_ADMIN
25488
25489 /* MC_CMD_TELEMETRY_ENABLE_IN msgrequest */
25490 #define MC_CMD_TELEMETRY_ENABLE_IN_LEN 4
25491 #define MC_CMD_TELEMETRY_ENABLE_IN_STATE_OFST 0
25492 #define MC_CMD_TELEMETRY_ENABLE_IN_STATE_LEN 4
25493 /* enum: Disables telemetry functionality, returns the card to default
25494  * behaviour of the configured datapath variant.
25495  */
25496 #define MC_CMD_TELEMETRY_ENABLE_IN_DISABLE 0x0
25497 /* enum: Enables telemetry functionality on the currently configured datapath
25498  * variant if supported.
25499  */
25500 #define MC_CMD_TELEMETRY_ENABLE_IN_ENABLE 0x1
25501
25502 /* MC_CMD_TELEMETRY_ENABLE_OUT msgresponse */
25503 #define MC_CMD_TELEMETRY_ENABLE_OUT_LEN 0
25504
25505 /* TELEMETRY_CONFIG structuredef */
25506 #define TELEMETRY_CONFIG_LEN 36
25507 /* Bitfields to identify the list of config parameters included in the command.
25508  * A bit-value of 1 indicates that the relevant config parameter field is
25509  * valid; 0 indicates invalid and the config parameter field must be ignored by
25510  * firmware. Firmware may however apply some default values for certain
25511  * parameters.
25512  */
25513 #define TELEMETRY_CONFIG_FLAGS_OFST 0
25514 #define TELEMETRY_CONFIG_FLAGS_LEN 4
25515 #define TELEMETRY_CONFIG_METRICS_COLLECTOR_IP_VALID_OFST 0
25516 #define TELEMETRY_CONFIG_METRICS_COLLECTOR_IP_VALID_LBN 0
25517 #define TELEMETRY_CONFIG_METRICS_COLLECTOR_IP_VALID_WIDTH 1
25518 #define TELEMETRY_CONFIG_METRICS_COLLECTOR_PORT_VALID_OFST 0
25519 #define TELEMETRY_CONFIG_METRICS_COLLECTOR_PORT_VALID_LBN 1
25520 #define TELEMETRY_CONFIG_METRICS_COLLECTOR_PORT_VALID_WIDTH 1
25521 #define TELEMETRY_CONFIG_MONITOR_TIMEOUT_MS_VALID_OFST 0
25522 #define TELEMETRY_CONFIG_MONITOR_TIMEOUT_MS_VALID_LBN 2
25523 #define TELEMETRY_CONFIG_MONITOR_TIMEOUT_MS_VALID_WIDTH 1
25524 #define TELEMETRY_CONFIG_MAX_METRICS_COUNT_VALID_OFST 0
25525 #define TELEMETRY_CONFIG_MAX_METRICS_COUNT_VALID_LBN 3
25526 #define TELEMETRY_CONFIG_MAX_METRICS_COUNT_VALID_WIDTH 1
25527 #define TELEMETRY_CONFIG_RESERVED1_OFST 0
25528 #define TELEMETRY_CONFIG_RESERVED1_LBN 4
25529 #define TELEMETRY_CONFIG_RESERVED1_WIDTH 28
25530 #define TELEMETRY_CONFIG_FLAGS_LBN 0
25531 #define TELEMETRY_CONFIG_FLAGS_WIDTH 32
25532 /* Collector IPv4/IPv6 address to which latency measurements are forwarded from
25533  * the adapter (as bytes in network order; set last 12 bytes to 0 for IPv4
25534  * address).
25535  */
25536 #define TELEMETRY_CONFIG_METRICS_COLLECTOR_IP_OFST 4
25537 #define TELEMETRY_CONFIG_METRICS_COLLECTOR_IP_LEN 16
25538 #define TELEMETRY_CONFIG_METRICS_COLLECTOR_IP_LBN 32
25539 #define TELEMETRY_CONFIG_METRICS_COLLECTOR_IP_WIDTH 128
25540 /* Collector Port number to which latency measurements are forwarded from the
25541  * adapter (as bytes in network order).
25542  */
25543 #define TELEMETRY_CONFIG_METRICS_COLLECTOR_PORT_OFST 20
25544 #define TELEMETRY_CONFIG_METRICS_COLLECTOR_PORT_LEN 2
25545 #define TELEMETRY_CONFIG_METRICS_COLLECTOR_PORT_LBN 160
25546 #define TELEMETRY_CONFIG_METRICS_COLLECTOR_PORT_WIDTH 16
25547 /* Unused - set to 0. */
25548 #define TELEMETRY_CONFIG_RESERVED2_OFST 22
25549 #define TELEMETRY_CONFIG_RESERVED2_LEN 2
25550 #define TELEMETRY_CONFIG_RESERVED2_LBN 176
25551 #define TELEMETRY_CONFIG_RESERVED2_WIDTH 16
25552 /* MAC address of the collector (as bytes in network order). */
25553 #define TELEMETRY_CONFIG_METRICS_COLLECTOR_MAC_ADDR_OFST 24
25554 #define TELEMETRY_CONFIG_METRICS_COLLECTOR_MAC_ADDR_LEN 6
25555 #define TELEMETRY_CONFIG_METRICS_COLLECTOR_MAC_ADDR_LBN 192
25556 #define TELEMETRY_CONFIG_METRICS_COLLECTOR_MAC_ADDR_WIDTH 48
25557 /* Maximum number of latency measurements to be made on a telemetry flow. */
25558 #define TELEMETRY_CONFIG_MAX_METRICS_COUNT_OFST 30
25559 #define TELEMETRY_CONFIG_MAX_METRICS_COUNT_LEN 2
25560 #define TELEMETRY_CONFIG_MAX_METRICS_COUNT_LBN 240
25561 #define TELEMETRY_CONFIG_MAX_METRICS_COUNT_WIDTH 16
25562 /* Maximum duration for which a telemetry flow is monitored (in millisecs). */
25563 #define TELEMETRY_CONFIG_MONITOR_TIMEOUT_MS_OFST 32
25564 #define TELEMETRY_CONFIG_MONITOR_TIMEOUT_MS_LEN 4
25565 #define TELEMETRY_CONFIG_MONITOR_TIMEOUT_MS_LBN 256
25566 #define TELEMETRY_CONFIG_MONITOR_TIMEOUT_MS_WIDTH 32
25567
25568
25569 /***********************************/
25570 /* MC_CMD_TELEMETRY_CONFIG
25571  * This top-level command includes various sub-opcodes that are used to apply
25572  * (and read-back) telemetry related configuration parameters on the NIC.
25573  * Reference - SF-120569-SW Telemetry Firmware Design.
25574  */
25575 #define MC_CMD_TELEMETRY_CONFIG 0x139
25576 #define MC_CMD_TELEMETRY_CONFIG_MSGSET 0x139
25577 #undef  MC_CMD_0x139_PRIVILEGE_CTG
25578
25579 #define MC_CMD_0x139_PRIVILEGE_CTG SRIOV_CTG_ADMIN
25580
25581 /* MC_CMD_TELEMETRY_CONFIG_IN msgrequest */
25582 #define MC_CMD_TELEMETRY_CONFIG_IN_LEN 4
25583 /* Telemetry configuration sub-operation code */
25584 #define MC_CMD_TELEMETRY_CONFIG_IN_OP_OFST 0
25585 #define MC_CMD_TELEMETRY_CONFIG_IN_OP_LEN 4
25586 /* enum: Configure parameters for telemetry measurements. */
25587 #define MC_CMD_TELEMETRY_CONFIG_OP_SET 0x1
25588 /* enum: Read current values of parameters for telemetry measurements. */
25589 #define MC_CMD_TELEMETRY_CONFIG_OP_GET 0x2
25590
25591 /* MC_CMD_TELEMETRY_CONFIG_IN_SET msgrequest: This command configures the
25592  * parameters necessary for tcp-latency measurements. The adapter adds a filter
25593  * for every new tcp flow seen in both tx and rx directions and tracks the
25594  * telemetry measurements related to the flow in a tracking table. Entries in
25595  * the tracking table live as long as N measurements are made on the flow or
25596  * the flow has been in the tracking table for the maximum configured duration.
25597  * Telemetry measurements in this command refer to tcp-latency measurements for
25598  * data-to-ack latency as well as data-to-data latency. All telemetry
25599  * measurements are bundled into a UDP packet and forwarded to a collector
25600  * whose IP address is configured using this command.
25601  */
25602 #define MC_CMD_TELEMETRY_CONFIG_IN_SET_LEN 40
25603 /* Telemetry configuration sub-operation code. Must be set to
25604  * MC_CMD_TELEMETRY_CONFIG_OP_SET.
25605  */
25606 #define MC_CMD_TELEMETRY_CONFIG_IN_SET_OP_OFST 0
25607 #define MC_CMD_TELEMETRY_CONFIG_IN_SET_OP_LEN 4
25608 /* struct of type TELEMETRY_CONFIG. */
25609 #define MC_CMD_TELEMETRY_CONFIG_IN_SET_PARAMETERS_OFST 4
25610 #define MC_CMD_TELEMETRY_CONFIG_IN_SET_PARAMETERS_LEN 36
25611
25612 /* MC_CMD_TELEMETRY_CONFIG_OUT_SET msgresponse */
25613 #define MC_CMD_TELEMETRY_CONFIG_OUT_SET_LEN 0
25614
25615 /* MC_CMD_TELEMETRY_CONFIG_IN_GET msgrequest: This command reads out the
25616  * current values of config parameters necessary for tcp-latency measurements.
25617  * See MC_CMD_TELEMETRY_SET_CONFIG for more information about the configuration
25618  * parameters.
25619  */
25620 #define MC_CMD_TELEMETRY_CONFIG_IN_GET_LEN 4
25621 /* Telemetry configuration sub-operation code. Must be set to
25622  * MC_CMD_TELEMETRY_CONFIG_OP_GET.
25623  */
25624 #define MC_CMD_TELEMETRY_CONFIG_IN_GET_OP_OFST 0
25625 #define MC_CMD_TELEMETRY_CONFIG_IN_GET_OP_LEN 4
25626
25627 /* MC_CMD_TELEMETRY_CONFIG_OUT_GET msgresponse */
25628 #define MC_CMD_TELEMETRY_CONFIG_OUT_GET_LEN 36
25629 /* struct of type TELEMETRY_CONFIG. */
25630 #define MC_CMD_TELEMETRY_CONFIG_OUT_GET_PARAMETERS_OFST 0
25631 #define MC_CMD_TELEMETRY_CONFIG_OUT_GET_PARAMETERS_LEN 36
25632
25633
25634 /***********************************/
25635 /* MC_CMD_GET_RX_PREFIX_ID
25636  * This command is part of the mechanism for configuring the format of the RX
25637  * packet prefix. It takes as input a bitmask of the fields the host would like
25638  * to be in the prefix. If the hardware supports RX prefixes with that
25639  * combination of fields, then this command returns a list of prefix-ids,
25640  * opaque identifiers suitable for use in the RX_PREFIX_ID field of a
25641  * MC_CMD_INIT_RXQ_V5_IN message. If the combination of fields is not
25642  * supported, returns ENOTSUP. If the firmware can't create any new prefix-ids
25643  * due to resource constraints, returns ENOSPC.
25644  */
25645 #define MC_CMD_GET_RX_PREFIX_ID 0x13b
25646 #define MC_CMD_GET_RX_PREFIX_ID_MSGSET 0x13b
25647 #undef  MC_CMD_0x13b_PRIVILEGE_CTG
25648
25649 #define MC_CMD_0x13b_PRIVILEGE_CTG SRIOV_CTG_GENERAL
25650
25651 /* MC_CMD_GET_RX_PREFIX_ID_IN msgrequest */
25652 #define MC_CMD_GET_RX_PREFIX_ID_IN_LEN 8
25653 /* Field bitmask. */
25654 #define MC_CMD_GET_RX_PREFIX_ID_IN_FIELDS_OFST 0
25655 #define MC_CMD_GET_RX_PREFIX_ID_IN_FIELDS_LEN 8
25656 #define MC_CMD_GET_RX_PREFIX_ID_IN_FIELDS_LO_OFST 0
25657 #define MC_CMD_GET_RX_PREFIX_ID_IN_FIELDS_LO_LEN 4
25658 #define MC_CMD_GET_RX_PREFIX_ID_IN_FIELDS_LO_LBN 0
25659 #define MC_CMD_GET_RX_PREFIX_ID_IN_FIELDS_LO_WIDTH 32
25660 #define MC_CMD_GET_RX_PREFIX_ID_IN_FIELDS_HI_OFST 4
25661 #define MC_CMD_GET_RX_PREFIX_ID_IN_FIELDS_HI_LEN 4
25662 #define MC_CMD_GET_RX_PREFIX_ID_IN_FIELDS_HI_LBN 32
25663 #define MC_CMD_GET_RX_PREFIX_ID_IN_FIELDS_HI_WIDTH 32
25664 #define MC_CMD_GET_RX_PREFIX_ID_IN_LENGTH_OFST 0
25665 #define MC_CMD_GET_RX_PREFIX_ID_IN_LENGTH_LBN 0
25666 #define MC_CMD_GET_RX_PREFIX_ID_IN_LENGTH_WIDTH 1
25667 #define MC_CMD_GET_RX_PREFIX_ID_IN_RSS_HASH_VALID_OFST 0
25668 #define MC_CMD_GET_RX_PREFIX_ID_IN_RSS_HASH_VALID_LBN 1
25669 #define MC_CMD_GET_RX_PREFIX_ID_IN_RSS_HASH_VALID_WIDTH 1
25670 #define MC_CMD_GET_RX_PREFIX_ID_IN_USER_FLAG_OFST 0
25671 #define MC_CMD_GET_RX_PREFIX_ID_IN_USER_FLAG_LBN 2
25672 #define MC_CMD_GET_RX_PREFIX_ID_IN_USER_FLAG_WIDTH 1
25673 #define MC_CMD_GET_RX_PREFIX_ID_IN_CLASS_OFST 0
25674 #define MC_CMD_GET_RX_PREFIX_ID_IN_CLASS_LBN 3
25675 #define MC_CMD_GET_RX_PREFIX_ID_IN_CLASS_WIDTH 1
25676 #define MC_CMD_GET_RX_PREFIX_ID_IN_PARTIAL_TSTAMP_OFST 0
25677 #define MC_CMD_GET_RX_PREFIX_ID_IN_PARTIAL_TSTAMP_LBN 4
25678 #define MC_CMD_GET_RX_PREFIX_ID_IN_PARTIAL_TSTAMP_WIDTH 1
25679 #define MC_CMD_GET_RX_PREFIX_ID_IN_RSS_HASH_OFST 0
25680 #define MC_CMD_GET_RX_PREFIX_ID_IN_RSS_HASH_LBN 5
25681 #define MC_CMD_GET_RX_PREFIX_ID_IN_RSS_HASH_WIDTH 1
25682 #define MC_CMD_GET_RX_PREFIX_ID_IN_USER_MARK_OFST 0
25683 #define MC_CMD_GET_RX_PREFIX_ID_IN_USER_MARK_LBN 6
25684 #define MC_CMD_GET_RX_PREFIX_ID_IN_USER_MARK_WIDTH 1
25685 #define MC_CMD_GET_RX_PREFIX_ID_IN_INGRESS_VPORT_OFST 0
25686 #define MC_CMD_GET_RX_PREFIX_ID_IN_INGRESS_VPORT_LBN 7
25687 #define MC_CMD_GET_RX_PREFIX_ID_IN_INGRESS_VPORT_WIDTH 1
25688 #define MC_CMD_GET_RX_PREFIX_ID_IN_CSUM_FRAME_OFST 0
25689 #define MC_CMD_GET_RX_PREFIX_ID_IN_CSUM_FRAME_LBN 8
25690 #define MC_CMD_GET_RX_PREFIX_ID_IN_CSUM_FRAME_WIDTH 1
25691 #define MC_CMD_GET_RX_PREFIX_ID_IN_VLAN_STRIP_TCI_OFST 0
25692 #define MC_CMD_GET_RX_PREFIX_ID_IN_VLAN_STRIP_TCI_LBN 9
25693 #define MC_CMD_GET_RX_PREFIX_ID_IN_VLAN_STRIP_TCI_WIDTH 1
25694
25695 /* MC_CMD_GET_RX_PREFIX_ID_OUT msgresponse */
25696 #define MC_CMD_GET_RX_PREFIX_ID_OUT_LENMIN 8
25697 #define MC_CMD_GET_RX_PREFIX_ID_OUT_LENMAX 252
25698 #define MC_CMD_GET_RX_PREFIX_ID_OUT_LENMAX_MCDI2 1020
25699 #define MC_CMD_GET_RX_PREFIX_ID_OUT_LEN(num) (4+4*(num))
25700 #define MC_CMD_GET_RX_PREFIX_ID_OUT_RX_PREFIX_ID_NUM(len) (((len)-4)/4)
25701 /* Number of prefix-ids returned */
25702 #define MC_CMD_GET_RX_PREFIX_ID_OUT_NUM_RX_PREFIX_IDS_OFST 0
25703 #define MC_CMD_GET_RX_PREFIX_ID_OUT_NUM_RX_PREFIX_IDS_LEN 4
25704 /* Opaque prefix identifiers which can be passed into MC_CMD_INIT_RXQ_V5 or
25705  * MC_CMD_QUERY_PREFIX_ID
25706  */
25707 #define MC_CMD_GET_RX_PREFIX_ID_OUT_RX_PREFIX_ID_OFST 4
25708 #define MC_CMD_GET_RX_PREFIX_ID_OUT_RX_PREFIX_ID_LEN 4
25709 #define MC_CMD_GET_RX_PREFIX_ID_OUT_RX_PREFIX_ID_MINNUM 1
25710 #define MC_CMD_GET_RX_PREFIX_ID_OUT_RX_PREFIX_ID_MAXNUM 62
25711 #define MC_CMD_GET_RX_PREFIX_ID_OUT_RX_PREFIX_ID_MAXNUM_MCDI2 254
25712
25713 /* RX_PREFIX_FIELD_INFO structuredef: Information about a single RX prefix
25714  * field
25715  */
25716 #define RX_PREFIX_FIELD_INFO_LEN 4
25717 /* The offset of the field from the start of the prefix, in bits */
25718 #define RX_PREFIX_FIELD_INFO_OFFSET_BITS_OFST 0
25719 #define RX_PREFIX_FIELD_INFO_OFFSET_BITS_LEN 2
25720 #define RX_PREFIX_FIELD_INFO_OFFSET_BITS_LBN 0
25721 #define RX_PREFIX_FIELD_INFO_OFFSET_BITS_WIDTH 16
25722 /* The width of the field, in bits */
25723 #define RX_PREFIX_FIELD_INFO_WIDTH_BITS_OFST 2
25724 #define RX_PREFIX_FIELD_INFO_WIDTH_BITS_LEN 1
25725 #define RX_PREFIX_FIELD_INFO_WIDTH_BITS_LBN 16
25726 #define RX_PREFIX_FIELD_INFO_WIDTH_BITS_WIDTH 8
25727 /* The type of the field. These enum values are in the same order as the fields
25728  * in the MC_CMD_GET_RX_PREFIX_ID_IN bitmask
25729  */
25730 #define RX_PREFIX_FIELD_INFO_TYPE_OFST 3
25731 #define RX_PREFIX_FIELD_INFO_TYPE_LEN 1
25732 #define RX_PREFIX_FIELD_INFO_LENGTH 0x0 /* enum */
25733 #define RX_PREFIX_FIELD_INFO_RSS_HASH_VALID 0x1 /* enum */
25734 #define RX_PREFIX_FIELD_INFO_USER_FLAG 0x2 /* enum */
25735 #define RX_PREFIX_FIELD_INFO_CLASS 0x3 /* enum */
25736 #define RX_PREFIX_FIELD_INFO_PARTIAL_TSTAMP 0x4 /* enum */
25737 #define RX_PREFIX_FIELD_INFO_RSS_HASH 0x5 /* enum */
25738 #define RX_PREFIX_FIELD_INFO_USER_MARK 0x6 /* enum */
25739 #define RX_PREFIX_FIELD_INFO_INGRESS_VPORT 0x7 /* enum */
25740 #define RX_PREFIX_FIELD_INFO_CSUM_FRAME 0x8 /* enum */
25741 #define RX_PREFIX_FIELD_INFO_VLAN_STRIP_TCI 0x9 /* enum */
25742 #define RX_PREFIX_FIELD_INFO_TYPE_LBN 24
25743 #define RX_PREFIX_FIELD_INFO_TYPE_WIDTH 8
25744
25745 /* RX_PREFIX_FIXED_RESPONSE structuredef: Information about an RX prefix in
25746  * which every field has a fixed offset and width
25747  */
25748 #define RX_PREFIX_FIXED_RESPONSE_LENMIN 4
25749 #define RX_PREFIX_FIXED_RESPONSE_LENMAX 252
25750 #define RX_PREFIX_FIXED_RESPONSE_LENMAX_MCDI2 1020
25751 #define RX_PREFIX_FIXED_RESPONSE_LEN(num) (4+4*(num))
25752 #define RX_PREFIX_FIXED_RESPONSE_FIELDS_NUM(len) (((len)-4)/4)
25753 /* Length of the RX prefix in bytes */
25754 #define RX_PREFIX_FIXED_RESPONSE_PREFIX_LENGTH_BYTES_OFST 0
25755 #define RX_PREFIX_FIXED_RESPONSE_PREFIX_LENGTH_BYTES_LEN 1
25756 #define RX_PREFIX_FIXED_RESPONSE_PREFIX_LENGTH_BYTES_LBN 0
25757 #define RX_PREFIX_FIXED_RESPONSE_PREFIX_LENGTH_BYTES_WIDTH 8
25758 /* Number of fields present in the prefix */
25759 #define RX_PREFIX_FIXED_RESPONSE_FIELD_COUNT_OFST 1
25760 #define RX_PREFIX_FIXED_RESPONSE_FIELD_COUNT_LEN 1
25761 #define RX_PREFIX_FIXED_RESPONSE_FIELD_COUNT_LBN 8
25762 #define RX_PREFIX_FIXED_RESPONSE_FIELD_COUNT_WIDTH 8
25763 #define RX_PREFIX_FIXED_RESPONSE_RESERVED_OFST 2
25764 #define RX_PREFIX_FIXED_RESPONSE_RESERVED_LEN 2
25765 #define RX_PREFIX_FIXED_RESPONSE_RESERVED_LBN 16
25766 #define RX_PREFIX_FIXED_RESPONSE_RESERVED_WIDTH 16
25767 /* Array of RX_PREFIX_FIELD_INFO structures, of length FIELD_COUNT */
25768 #define RX_PREFIX_FIXED_RESPONSE_FIELDS_OFST 4
25769 #define RX_PREFIX_FIXED_RESPONSE_FIELDS_LEN 4
25770 #define RX_PREFIX_FIXED_RESPONSE_FIELDS_MINNUM 0
25771 #define RX_PREFIX_FIXED_RESPONSE_FIELDS_MAXNUM 62
25772 #define RX_PREFIX_FIXED_RESPONSE_FIELDS_MAXNUM_MCDI2 254
25773 #define RX_PREFIX_FIXED_RESPONSE_FIELDS_LBN 32
25774 #define RX_PREFIX_FIXED_RESPONSE_FIELDS_WIDTH 32
25775
25776
25777 /***********************************/
25778 /* MC_CMD_QUERY_RX_PREFIX_ID
25779  * This command takes an RX prefix id (obtained from MC_CMD_GET_RX_PREFIX_ID)
25780  * and returns a description of the RX prefix of packets delievered to an RXQ
25781  * created with that prefix id
25782  */
25783 #define MC_CMD_QUERY_RX_PREFIX_ID 0x13c
25784 #define MC_CMD_QUERY_RX_PREFIX_ID_MSGSET 0x13c
25785 #undef  MC_CMD_0x13c_PRIVILEGE_CTG
25786
25787 #define MC_CMD_0x13c_PRIVILEGE_CTG SRIOV_CTG_GENERAL
25788
25789 /* MC_CMD_QUERY_RX_PREFIX_ID_IN msgrequest */
25790 #define MC_CMD_QUERY_RX_PREFIX_ID_IN_LEN 4
25791 /* Prefix id to query */
25792 #define MC_CMD_QUERY_RX_PREFIX_ID_IN_RX_PREFIX_ID_OFST 0
25793 #define MC_CMD_QUERY_RX_PREFIX_ID_IN_RX_PREFIX_ID_LEN 4
25794
25795 /* MC_CMD_QUERY_RX_PREFIX_ID_OUT msgresponse */
25796 #define MC_CMD_QUERY_RX_PREFIX_ID_OUT_LENMIN 4
25797 #define MC_CMD_QUERY_RX_PREFIX_ID_OUT_LENMAX 252
25798 #define MC_CMD_QUERY_RX_PREFIX_ID_OUT_LENMAX_MCDI2 1020
25799 #define MC_CMD_QUERY_RX_PREFIX_ID_OUT_LEN(num) (4+1*(num))
25800 #define MC_CMD_QUERY_RX_PREFIX_ID_OUT_RESPONSE_NUM(len) (((len)-4)/1)
25801 /* An enum describing the structure of this response. */
25802 #define MC_CMD_QUERY_RX_PREFIX_ID_OUT_RESPONSE_TYPE_OFST 0
25803 #define MC_CMD_QUERY_RX_PREFIX_ID_OUT_RESPONSE_TYPE_LEN 1
25804 /* enum: The response is of format RX_PREFIX_FIXED_RESPONSE */
25805 #define MC_CMD_QUERY_RX_PREFIX_ID_OUT_RESPONSE_TYPE_FIXED 0x0
25806 #define MC_CMD_QUERY_RX_PREFIX_ID_OUT_RESERVED_OFST 1
25807 #define MC_CMD_QUERY_RX_PREFIX_ID_OUT_RESERVED_LEN 3
25808 /* The response. Its format is as defined by the RESPONSE_TYPE value */
25809 #define MC_CMD_QUERY_RX_PREFIX_ID_OUT_RESPONSE_OFST 4
25810 #define MC_CMD_QUERY_RX_PREFIX_ID_OUT_RESPONSE_LEN 1
25811 #define MC_CMD_QUERY_RX_PREFIX_ID_OUT_RESPONSE_MINNUM 0
25812 #define MC_CMD_QUERY_RX_PREFIX_ID_OUT_RESPONSE_MAXNUM 248
25813 #define MC_CMD_QUERY_RX_PREFIX_ID_OUT_RESPONSE_MAXNUM_MCDI2 1016
25814
25815
25816 /***********************************/
25817 /* MC_CMD_BUNDLE
25818  * A command to perform various bundle-related operations on insecure cards.
25819  */
25820 #define MC_CMD_BUNDLE 0x13d
25821 #define MC_CMD_BUNDLE_MSGSET 0x13d
25822 #undef  MC_CMD_0x13d_PRIVILEGE_CTG
25823
25824 #define MC_CMD_0x13d_PRIVILEGE_CTG SRIOV_CTG_INSECURE
25825
25826 /* MC_CMD_BUNDLE_IN msgrequest */
25827 #define MC_CMD_BUNDLE_IN_LEN 4
25828 /* Sub-command code */
25829 #define MC_CMD_BUNDLE_IN_OP_OFST 0
25830 #define MC_CMD_BUNDLE_IN_OP_LEN 4
25831 /* enum: Get the current host access mode set on component partitions. */
25832 #define MC_CMD_BUNDLE_IN_OP_COMPONENT_ACCESS_GET 0x0
25833 /* enum: Set the host access mode set on component partitions. */
25834 #define MC_CMD_BUNDLE_IN_OP_COMPONENT_ACCESS_SET 0x1
25835
25836 /* MC_CMD_BUNDLE_OP_COMPONENT_ACCESS_GET_IN msgrequest: Retrieve the current
25837  * access mode on component partitions such as MC_FIRMWARE, SUC_FIRMWARE and
25838  * EXPANSION_UEFI. This command only works on engineering (insecure) cards. On
25839  * secure adapters, this command returns MC_CMD_ERR_EPERM.
25840  */
25841 #define MC_CMD_BUNDLE_OP_COMPONENT_ACCESS_GET_IN_LEN 4
25842 /* Sub-command code. Must be OP_COMPONENT_ACCESS_GET. */
25843 #define MC_CMD_BUNDLE_OP_COMPONENT_ACCESS_GET_IN_OP_OFST 0
25844 #define MC_CMD_BUNDLE_OP_COMPONENT_ACCESS_GET_IN_OP_LEN 4
25845
25846 /* MC_CMD_BUNDLE_OP_COMPONENT_ACCESS_GET_OUT msgresponse: Returns the access
25847  * control mode.
25848  */
25849 #define MC_CMD_BUNDLE_OP_COMPONENT_ACCESS_GET_OUT_LEN 4
25850 /* Access mode of component partitions. */
25851 #define MC_CMD_BUNDLE_OP_COMPONENT_ACCESS_GET_OUT_ACCESS_MODE_OFST 0
25852 #define MC_CMD_BUNDLE_OP_COMPONENT_ACCESS_GET_OUT_ACCESS_MODE_LEN 4
25853 /* enum: Component partitions are read-only from the host. */
25854 #define MC_CMD_BUNDLE_COMPONENTS_READ_ONLY 0x0
25855 /* enum: Component partitions can read read-from written-to by the host. */
25856 #define MC_CMD_BUNDLE_COMPONENTS_READ_WRITE 0x1
25857
25858 /* MC_CMD_BUNDLE_OP_COMPONENT_ACCESS_SET_IN msgrequest: The component
25859  * partitions such as MC_FIRMWARE, SUC_FIRMWARE, EXPANSION_UEFI are set as
25860  * read-only on firmware built with bundle support. This command marks these
25861  * partitions as read/writeable. The access status set by this command does not
25862  * persist across MC reboots. This command only works on engineering (insecure)
25863  * cards. On secure adapters, this command returns MC_CMD_ERR_EPERM.
25864  */
25865 #define MC_CMD_BUNDLE_OP_COMPONENT_ACCESS_SET_IN_LEN 8
25866 /* Sub-command code. Must be OP_COMPONENT_ACCESS_SET. */
25867 #define MC_CMD_BUNDLE_OP_COMPONENT_ACCESS_SET_IN_OP_OFST 0
25868 #define MC_CMD_BUNDLE_OP_COMPONENT_ACCESS_SET_IN_OP_LEN 4
25869 /* Access mode of component partitions. */
25870 #define MC_CMD_BUNDLE_OP_COMPONENT_ACCESS_SET_IN_ACCESS_MODE_OFST 4
25871 #define MC_CMD_BUNDLE_OP_COMPONENT_ACCESS_SET_IN_ACCESS_MODE_LEN 4
25872 /*            Enum values, see field(s): */
25873 /*               MC_CMD_BUNDLE_OP_COMPONENT_ACCESS_GET_OUT/ACCESS_MODE */
25874
25875 /* MC_CMD_BUNDLE_OP_COMPONENT_ACCESS_SET_OUT msgresponse */
25876 #define MC_CMD_BUNDLE_OP_COMPONENT_ACCESS_SET_OUT_LEN 0
25877
25878
25879 /***********************************/
25880 /* MC_CMD_GET_VPD
25881  * Read all VPD starting from a given address
25882  */
25883 #define MC_CMD_GET_VPD 0x165
25884 #define MC_CMD_GET_VPD_MSGSET 0x165
25885 #undef  MC_CMD_0x165_PRIVILEGE_CTG
25886
25887 #define MC_CMD_0x165_PRIVILEGE_CTG SRIOV_CTG_GENERAL
25888
25889 /* MC_CMD_GET_VPD_IN msgresponse */
25890 #define MC_CMD_GET_VPD_IN_LEN 4
25891 /* VPD address to start from. In case VPD is longer than MCDI buffer
25892  * (unlikely), user can make multiple calls with different starting addresses.
25893  */
25894 #define MC_CMD_GET_VPD_IN_ADDR_OFST 0
25895 #define MC_CMD_GET_VPD_IN_ADDR_LEN 4
25896
25897 /* MC_CMD_GET_VPD_OUT msgresponse */
25898 #define MC_CMD_GET_VPD_OUT_LENMIN 0
25899 #define MC_CMD_GET_VPD_OUT_LENMAX 252
25900 #define MC_CMD_GET_VPD_OUT_LENMAX_MCDI2 1020
25901 #define MC_CMD_GET_VPD_OUT_LEN(num) (0+1*(num))
25902 #define MC_CMD_GET_VPD_OUT_DATA_NUM(len) (((len)-0)/1)
25903 /* VPD data returned. */
25904 #define MC_CMD_GET_VPD_OUT_DATA_OFST 0
25905 #define MC_CMD_GET_VPD_OUT_DATA_LEN 1
25906 #define MC_CMD_GET_VPD_OUT_DATA_MINNUM 0
25907 #define MC_CMD_GET_VPD_OUT_DATA_MAXNUM 252
25908 #define MC_CMD_GET_VPD_OUT_DATA_MAXNUM_MCDI2 1020
25909
25910
25911 /***********************************/
25912 /* MC_CMD_GET_NCSI_INFO
25913  * Provide information about the NC-SI stack
25914  */
25915 #define MC_CMD_GET_NCSI_INFO 0x167
25916 #define MC_CMD_GET_NCSI_INFO_MSGSET 0x167
25917 #undef  MC_CMD_0x167_PRIVILEGE_CTG
25918
25919 #define MC_CMD_0x167_PRIVILEGE_CTG SRIOV_CTG_GENERAL
25920
25921 /* MC_CMD_GET_NCSI_INFO_IN msgrequest */
25922 #define MC_CMD_GET_NCSI_INFO_IN_LEN 8
25923 /* Operation to be performed */
25924 #define MC_CMD_GET_NCSI_INFO_IN_OP_OFST 0
25925 #define MC_CMD_GET_NCSI_INFO_IN_OP_LEN 4
25926 /* enum: Information on the link settings. */
25927 #define MC_CMD_GET_NCSI_INFO_IN_OP_LINK 0x0
25928 /* enum: Statistics associated with the channel */
25929 #define MC_CMD_GET_NCSI_INFO_IN_OP_STATISTICS 0x1
25930 /* The NC-SI channel on which the operation is to be performed */
25931 #define MC_CMD_GET_NCSI_INFO_IN_CHANNEL_OFST 4
25932 #define MC_CMD_GET_NCSI_INFO_IN_CHANNEL_LEN 4
25933
25934 /* MC_CMD_GET_NCSI_INFO_LINK_OUT msgresponse */
25935 #define MC_CMD_GET_NCSI_INFO_LINK_OUT_LEN 12
25936 /* Settings as received from BMC. */
25937 #define MC_CMD_GET_NCSI_INFO_LINK_OUT_SETTINGS_OFST 0
25938 #define MC_CMD_GET_NCSI_INFO_LINK_OUT_SETTINGS_LEN 4
25939 /* Advertised capabilities applied to channel. */
25940 #define MC_CMD_GET_NCSI_INFO_LINK_OUT_ADV_CAP_OFST 4
25941 #define MC_CMD_GET_NCSI_INFO_LINK_OUT_ADV_CAP_LEN 4
25942 /* General status */
25943 #define MC_CMD_GET_NCSI_INFO_LINK_OUT_STATUS_OFST 8
25944 #define MC_CMD_GET_NCSI_INFO_LINK_OUT_STATUS_LEN 4
25945 #define MC_CMD_GET_NCSI_INFO_LINK_OUT_STATE_OFST 8
25946 #define MC_CMD_GET_NCSI_INFO_LINK_OUT_STATE_LBN 0
25947 #define MC_CMD_GET_NCSI_INFO_LINK_OUT_STATE_WIDTH 2
25948 #define MC_CMD_GET_NCSI_INFO_LINK_OUT_ENABLE_OFST 8
25949 #define MC_CMD_GET_NCSI_INFO_LINK_OUT_ENABLE_LBN 2
25950 #define MC_CMD_GET_NCSI_INFO_LINK_OUT_ENABLE_WIDTH 1
25951 #define MC_CMD_GET_NCSI_INFO_LINK_OUT_NETWORK_TX_OFST 8
25952 #define MC_CMD_GET_NCSI_INFO_LINK_OUT_NETWORK_TX_LBN 3
25953 #define MC_CMD_GET_NCSI_INFO_LINK_OUT_NETWORK_TX_WIDTH 1
25954 #define MC_CMD_GET_NCSI_INFO_LINK_OUT_ATTACHED_OFST 8
25955 #define MC_CMD_GET_NCSI_INFO_LINK_OUT_ATTACHED_LBN 4
25956 #define MC_CMD_GET_NCSI_INFO_LINK_OUT_ATTACHED_WIDTH 1
25957
25958 /* MC_CMD_GET_NCSI_INFO_STATISTICS_OUT msgresponse */
25959 #define MC_CMD_GET_NCSI_INFO_STATISTICS_OUT_LEN 28
25960 /* The number of NC-SI commands received. */
25961 #define MC_CMD_GET_NCSI_INFO_STATISTICS_OUT_NCSI_CMDS_RX_OFST 0
25962 #define MC_CMD_GET_NCSI_INFO_STATISTICS_OUT_NCSI_CMDS_RX_LEN 4
25963 /* The number of NC-SI commands dropped. */
25964 #define MC_CMD_GET_NCSI_INFO_STATISTICS_OUT_NCSI_PKTS_DROPPED_OFST 4
25965 #define MC_CMD_GET_NCSI_INFO_STATISTICS_OUT_NCSI_PKTS_DROPPED_LEN 4
25966 /* The number of invalid NC-SI commands received. */
25967 #define MC_CMD_GET_NCSI_INFO_STATISTICS_OUT_NCSI_CMD_TYPE_ERRS_OFST 8
25968 #define MC_CMD_GET_NCSI_INFO_STATISTICS_OUT_NCSI_CMD_TYPE_ERRS_LEN 4
25969 /* The number of checksum errors seen. */
25970 #define MC_CMD_GET_NCSI_INFO_STATISTICS_OUT_NCSI_CMD_CSUM_ERRS_OFST 12
25971 #define MC_CMD_GET_NCSI_INFO_STATISTICS_OUT_NCSI_CMD_CSUM_ERRS_LEN 4
25972 /* The number of NC-SI requests received. */
25973 #define MC_CMD_GET_NCSI_INFO_STATISTICS_OUT_NCSI_RX_PKTS_OFST 16
25974 #define MC_CMD_GET_NCSI_INFO_STATISTICS_OUT_NCSI_RX_PKTS_LEN 4
25975 /* The number of NC-SI responses sent (includes AENs) */
25976 #define MC_CMD_GET_NCSI_INFO_STATISTICS_OUT_NCSI_TX_PKTS_OFST 20
25977 #define MC_CMD_GET_NCSI_INFO_STATISTICS_OUT_NCSI_TX_PKTS_LEN 4
25978 /* The number of NC-SI AENs sent */
25979 #define MC_CMD_GET_NCSI_INFO_STATISTICS_OUT_AENS_SENT_OFST 24
25980 #define MC_CMD_GET_NCSI_INFO_STATISTICS_OUT_AENS_SENT_LEN 4
25981
25982
25983 /***********************************/
25984 /* MC_CMD_FIRMWARE_SET_LOCKDOWN
25985  * System lockdown, when enabled firmware updates are blocked.
25986  */
25987 #define MC_CMD_FIRMWARE_SET_LOCKDOWN 0x16f
25988 #define MC_CMD_FIRMWARE_SET_LOCKDOWN_MSGSET 0x16f
25989 #undef  MC_CMD_0x16f_PRIVILEGE_CTG
25990
25991 #define MC_CMD_0x16f_PRIVILEGE_CTG SRIOV_CTG_ADMIN
25992
25993 /* MC_CMD_FIRMWARE_SET_LOCKDOWN_IN msgrequest: This MCDI command is to enable
25994  * only because lockdown can only be disabled by a PMCI command or a cold reset
25995  * of the system.
25996  */
25997 #define MC_CMD_FIRMWARE_SET_LOCKDOWN_IN_LEN 0
25998
25999 /* MC_CMD_FIRMWARE_SET_LOCKDOWN_OUT msgresponse */
26000 #define MC_CMD_FIRMWARE_SET_LOCKDOWN_OUT_LEN 0
26001
26002
26003 /***********************************/
26004 /* MC_CMD_GET_TEST_FEATURES
26005  * This command returns device details knowledge of which may be required by
26006  * test infrastructure. Although safe, it is not intended to be used by
26007  * production drivers, and the structure returned intentionally has no public
26008  * documentation.
26009  */
26010 #define MC_CMD_GET_TEST_FEATURES 0x1ac
26011 #define MC_CMD_GET_TEST_FEATURES_MSGSET 0x1ac
26012 #undef  MC_CMD_0x1ac_PRIVILEGE_CTG
26013
26014 #define MC_CMD_0x1ac_PRIVILEGE_CTG SRIOV_CTG_GENERAL
26015
26016 /* MC_CMD_GET_TEST_FEATURES_IN msgrequest: Request test features. */
26017 #define MC_CMD_GET_TEST_FEATURES_IN_LEN 0
26018
26019 /* MC_CMD_GET_TEST_FEATURE_OUT msgresponse */
26020 #define MC_CMD_GET_TEST_FEATURE_OUT_LENMIN 4
26021 #define MC_CMD_GET_TEST_FEATURE_OUT_LENMAX 252
26022 #define MC_CMD_GET_TEST_FEATURE_OUT_LENMAX_MCDI2 1020
26023 #define MC_CMD_GET_TEST_FEATURE_OUT_LEN(num) (0+4*(num))
26024 #define MC_CMD_GET_TEST_FEATURE_OUT_TEST_FEATURES_NUM(len) (((len)-0)/4)
26025 /* Test-specific NIC information. Production drivers must treat this as opaque.
26026  * The layout is defined in the private TEST_FEATURES_LAYOUT structure.
26027  */
26028 #define MC_CMD_GET_TEST_FEATURE_OUT_TEST_FEATURES_OFST 0
26029 #define MC_CMD_GET_TEST_FEATURE_OUT_TEST_FEATURES_LEN 4
26030 #define MC_CMD_GET_TEST_FEATURE_OUT_TEST_FEATURES_MINNUM 1
26031 #define MC_CMD_GET_TEST_FEATURE_OUT_TEST_FEATURES_MAXNUM 63
26032 #define MC_CMD_GET_TEST_FEATURE_OUT_TEST_FEATURES_MAXNUM_MCDI2 255
26033
26034
26035 /***********************************/
26036 /* MC_CMD_FPGA
26037  * A command to perform various fpga-related operations on platforms that
26038  * include FPGAs. Note that some platforms may only support a subset of these
26039  * operations.
26040  */
26041 #define MC_CMD_FPGA 0x1bf
26042 #define MC_CMD_FPGA_MSGSET 0x1bf
26043 #undef  MC_CMD_0x1bf_PRIVILEGE_CTG
26044
26045 #define MC_CMD_0x1bf_PRIVILEGE_CTG SRIOV_CTG_GENERAL
26046
26047 /* MC_CMD_FPGA_IN msgrequest */
26048 #define MC_CMD_FPGA_IN_LEN 4
26049 /* Sub-command code */
26050 #define MC_CMD_FPGA_IN_OP_OFST 0
26051 #define MC_CMD_FPGA_IN_OP_LEN 4
26052 /* enum: Get the FPGA version string. */
26053 #define MC_CMD_FPGA_IN_OP_GET_VERSION 0x0
26054 /* enum: Read bitmask of features supported in the FPGA image. */
26055 #define MC_CMD_FPGA_IN_OP_GET_CAPABILITIES 0x1
26056 /* enum: Perform a FPGA reset. */
26057 #define MC_CMD_FPGA_IN_OP_RESET 0x2
26058 /* enum: Set active flash device. */
26059 #define MC_CMD_FPGA_IN_OP_SELECT_FLASH 0x3
26060 /* enum: Get active flash device. */
26061 #define MC_CMD_FPGA_IN_OP_GET_ACTIVE_FLASH 0x4
26062 /* enum: Configure internal link i.e. the FPGA port facing the ASIC. */
26063 #define MC_CMD_FPGA_IN_OP_SET_INTERNAL_LINK 0x5
26064 /* enum: Read internal link configuration. */
26065 #define MC_CMD_FPGA_IN_OP_GET_INTERNAL_LINK 0x6
26066
26067 /* MC_CMD_FPGA_OP_GET_VERSION_IN msgrequest: Get the FPGA version string. A
26068  * free-format string is returned in response to this command. Any checks on
26069  * supported FPGA operations are based on the response to
26070  * MC_CMD_FPGA_OP_GET_CAPABILITIES.
26071  */
26072 #define MC_CMD_FPGA_OP_GET_VERSION_IN_LEN 4
26073 /* Sub-command code. Must be OP_GET_VERSION */
26074 #define MC_CMD_FPGA_OP_GET_VERSION_IN_OP_OFST 0
26075 #define MC_CMD_FPGA_OP_GET_VERSION_IN_OP_LEN 4
26076
26077 /* MC_CMD_FPGA_OP_GET_VERSION_OUT msgresponse: Returns the version string. */
26078 #define MC_CMD_FPGA_OP_GET_VERSION_OUT_LENMIN 0
26079 #define MC_CMD_FPGA_OP_GET_VERSION_OUT_LENMAX 252
26080 #define MC_CMD_FPGA_OP_GET_VERSION_OUT_LENMAX_MCDI2 1020
26081 #define MC_CMD_FPGA_OP_GET_VERSION_OUT_LEN(num) (0+1*(num))
26082 #define MC_CMD_FPGA_OP_GET_VERSION_OUT_VERSION_NUM(len) (((len)-0)/1)
26083 /* Null-terminated string containing version information. */
26084 #define MC_CMD_FPGA_OP_GET_VERSION_OUT_VERSION_OFST 0
26085 #define MC_CMD_FPGA_OP_GET_VERSION_OUT_VERSION_LEN 1
26086 #define MC_CMD_FPGA_OP_GET_VERSION_OUT_VERSION_MINNUM 0
26087 #define MC_CMD_FPGA_OP_GET_VERSION_OUT_VERSION_MAXNUM 252
26088 #define MC_CMD_FPGA_OP_GET_VERSION_OUT_VERSION_MAXNUM_MCDI2 1020
26089
26090 /* MC_CMD_FPGA_OP_GET_CAPABILITIES_IN msgrequest: Read bitmask of features
26091  * supported in the FPGA image.
26092  */
26093 #define MC_CMD_FPGA_OP_GET_CAPABILITIES_IN_LEN 4
26094 /* Sub-command code. Must be OP_GET_CAPABILITIES */
26095 #define MC_CMD_FPGA_OP_GET_CAPABILITIES_IN_OP_OFST 0
26096 #define MC_CMD_FPGA_OP_GET_CAPABILITIES_IN_OP_LEN 4
26097
26098 /* MC_CMD_FPGA_OP_GET_CAPABILITIES_OUT msgresponse: Returns the version string.
26099  */
26100 #define MC_CMD_FPGA_OP_GET_CAPABILITIES_OUT_LEN 4
26101 /* Bit-mask of supported features. */
26102 #define MC_CMD_FPGA_OP_GET_CAPABILITIES_OUT_CAPABILITIES_OFST 0
26103 #define MC_CMD_FPGA_OP_GET_CAPABILITIES_OUT_CAPABILITIES_LEN 4
26104 #define MC_CMD_FPGA_OP_GET_CAPABILITIES_OUT_MAC_OFST 0
26105 #define MC_CMD_FPGA_OP_GET_CAPABILITIES_OUT_MAC_LBN 0
26106 #define MC_CMD_FPGA_OP_GET_CAPABILITIES_OUT_MAC_WIDTH 1
26107 #define MC_CMD_FPGA_OP_GET_CAPABILITIES_OUT_MAE_OFST 0
26108 #define MC_CMD_FPGA_OP_GET_CAPABILITIES_OUT_MAE_LBN 1
26109 #define MC_CMD_FPGA_OP_GET_CAPABILITIES_OUT_MAE_WIDTH 1
26110
26111 /* MC_CMD_FPGA_OP_RESET_IN msgrequest: Perform a FPGA reset operation where
26112  * supported.
26113  */
26114 #define MC_CMD_FPGA_OP_RESET_IN_LEN 4
26115 /* Sub-command code. Must be OP_RESET */
26116 #define MC_CMD_FPGA_OP_RESET_IN_OP_OFST 0
26117 #define MC_CMD_FPGA_OP_RESET_IN_OP_LEN 4
26118
26119 /* MC_CMD_FPGA_OP_RESET_OUT msgresponse */
26120 #define MC_CMD_FPGA_OP_RESET_OUT_LEN 0
26121
26122 /* MC_CMD_FPGA_OP_SELECT_FLASH_IN msgrequest: Set active FPGA flash device.
26123  * Returns EINVAL if selected flash index does not exist on the platform under
26124  * test.
26125  */
26126 #define MC_CMD_FPGA_OP_SELECT_FLASH_IN_LEN 8
26127 /* Sub-command code. Must be OP_SELECT_FLASH */
26128 #define MC_CMD_FPGA_OP_SELECT_FLASH_IN_OP_OFST 0
26129 #define MC_CMD_FPGA_OP_SELECT_FLASH_IN_OP_LEN 4
26130 /* Flash device identifier. */
26131 #define MC_CMD_FPGA_OP_SELECT_FLASH_IN_FLASH_ID_OFST 4
26132 #define MC_CMD_FPGA_OP_SELECT_FLASH_IN_FLASH_ID_LEN 4
26133 /*            Enum values, see field(s): */
26134 /*               MC_CMD_FPGA_FLASH_INDEX */
26135
26136 /* MC_CMD_FPGA_OP_SELECT_FLASH_OUT msgresponse */
26137 #define MC_CMD_FPGA_OP_SELECT_FLASH_OUT_LEN 0
26138
26139 /* MC_CMD_FPGA_OP_GET_ACTIVE_FLASH_IN msgrequest: Get active FPGA flash device.
26140  */
26141 #define MC_CMD_FPGA_OP_GET_ACTIVE_FLASH_IN_LEN 4
26142 /* Sub-command code. Must be OP_GET_ACTIVE_FLASH */
26143 #define MC_CMD_FPGA_OP_GET_ACTIVE_FLASH_IN_OP_OFST 0
26144 #define MC_CMD_FPGA_OP_GET_ACTIVE_FLASH_IN_OP_LEN 4
26145
26146 /* MC_CMD_FPGA_OP_GET_ACTIVE_FLASH_OUT msgresponse: Returns flash identifier
26147  * for current active flash.
26148  */
26149 #define MC_CMD_FPGA_OP_GET_ACTIVE_FLASH_OUT_LEN 4
26150 /* Flash device identifier. */
26151 #define MC_CMD_FPGA_OP_GET_ACTIVE_FLASH_OUT_FLASH_ID_OFST 0
26152 #define MC_CMD_FPGA_OP_GET_ACTIVE_FLASH_OUT_FLASH_ID_LEN 4
26153 /*            Enum values, see field(s): */
26154 /*               MC_CMD_FPGA_FLASH_INDEX */
26155
26156 /* MC_CMD_FPGA_OP_SET_INTERNAL_LINK_IN msgrequest: Configure FPGA internal
26157  * port, facing the ASIC
26158  */
26159 #define MC_CMD_FPGA_OP_SET_INTERNAL_LINK_IN_LEN 12
26160 /* Sub-command code. Must be OP_SET_INTERNAL_LINK */
26161 #define MC_CMD_FPGA_OP_SET_INTERNAL_LINK_IN_OP_OFST 0
26162 #define MC_CMD_FPGA_OP_SET_INTERNAL_LINK_IN_OP_LEN 4
26163 /* Flags */
26164 #define MC_CMD_FPGA_OP_SET_INTERNAL_LINK_IN_FLAGS_OFST 4
26165 #define MC_CMD_FPGA_OP_SET_INTERNAL_LINK_IN_FLAGS_LEN 4
26166 #define MC_CMD_FPGA_OP_SET_INTERNAL_LINK_IN_LINK_STATE_OFST 4
26167 #define MC_CMD_FPGA_OP_SET_INTERNAL_LINK_IN_LINK_STATE_LBN 0
26168 #define MC_CMD_FPGA_OP_SET_INTERNAL_LINK_IN_LINK_STATE_WIDTH 2
26169 /* enum: Unmodified, same as last state set by firmware */
26170 #define MC_CMD_FPGA_OP_SET_INTERNAL_LINK_IN_AUTO 0x0
26171 /* enum: Configure link-up */
26172 #define MC_CMD_FPGA_OP_SET_INTERNAL_LINK_IN_UP 0x1
26173 /* enum: Configure link-down */
26174 #define MC_CMD_FPGA_OP_SET_INTERNAL_LINK_IN_DOWN 0x2
26175 #define MC_CMD_FPGA_OP_SET_INTERNAL_LINK_IN_FLUSH_OFST 4
26176 #define MC_CMD_FPGA_OP_SET_INTERNAL_LINK_IN_FLUSH_LBN 2
26177 #define MC_CMD_FPGA_OP_SET_INTERNAL_LINK_IN_FLUSH_WIDTH 1
26178 /* Link speed to be applied on FPGA internal port MAC. */
26179 #define MC_CMD_FPGA_OP_SET_INTERNAL_LINK_IN_SPEED_OFST 8
26180 #define MC_CMD_FPGA_OP_SET_INTERNAL_LINK_IN_SPEED_LEN 4
26181
26182 /* MC_CMD_FPGA_OP_SET_INTERNAL_LINK_OUT msgresponse */
26183 #define MC_CMD_FPGA_OP_SET_INTERNAL_LINK_OUT_LEN 0
26184
26185 /* MC_CMD_FPGA_OP_GET_INTERNAL_LINK_IN msgrequest: Read FPGA internal port
26186  * configuration and status
26187  */
26188 #define MC_CMD_FPGA_OP_GET_INTERNAL_LINK_IN_LEN 4
26189 /* Sub-command code. Must be OP_GET_INTERNAL_LINK */
26190 #define MC_CMD_FPGA_OP_GET_INTERNAL_LINK_IN_OP_OFST 0
26191 #define MC_CMD_FPGA_OP_GET_INTERNAL_LINK_IN_OP_LEN 4
26192
26193 /* MC_CMD_FPGA_OP_GET_INTERNAL_LINK_OUT msgresponse: Response format for read
26194  * FPGA internal port configuration and status
26195  */
26196 #define MC_CMD_FPGA_OP_GET_INTERNAL_LINK_OUT_LEN 8
26197 /* Flags */
26198 #define MC_CMD_FPGA_OP_GET_INTERNAL_LINK_OUT_FLAGS_OFST 0
26199 #define MC_CMD_FPGA_OP_GET_INTERNAL_LINK_OUT_FLAGS_LEN 4
26200 #define MC_CMD_FPGA_OP_GET_INTERNAL_LINK_OUT_LINK_STATE_OFST 0
26201 #define MC_CMD_FPGA_OP_GET_INTERNAL_LINK_OUT_LINK_STATE_LBN 0
26202 #define MC_CMD_FPGA_OP_GET_INTERNAL_LINK_OUT_LINK_STATE_WIDTH 2
26203 /*             Enum values, see field(s): */
26204 /*                MC_CMD_FPGA_OP_SET_INTERNAL_LINK_IN/FLAGS */
26205 /* Link speed set on FPGA internal port MAC. */
26206 #define MC_CMD_FPGA_OP_GET_INTERNAL_LINK_OUT_SPEED_OFST 4
26207 #define MC_CMD_FPGA_OP_GET_INTERNAL_LINK_OUT_SPEED_LEN 4
26208
26209
26210 /***********************************/
26211 /* MC_CMD_EXTERNAL_MAE_GET_LINK_MODE
26212  * This command is expected to be used on a U25 board with an MAE in the FPGA.
26213  * It does not modify the operational state of the NIC. The modes are described
26214  * in XN-200039-TC - U25 OVS packet formats.
26215  */
26216 #define MC_CMD_EXTERNAL_MAE_GET_LINK_MODE 0x1c0
26217 #define MC_CMD_EXTERNAL_MAE_GET_LINK_MODE_MSGSET 0x1c0
26218 #undef  MC_CMD_0x1c0_PRIVILEGE_CTG
26219
26220 #define MC_CMD_0x1c0_PRIVILEGE_CTG SRIOV_CTG_GENERAL
26221
26222 /* MC_CMD_EXTERNAL_MAE_GET_LINK_MODE_IN msgrequest */
26223 #define MC_CMD_EXTERNAL_MAE_GET_LINK_MODE_IN_LEN 0
26224
26225 /* MC_CMD_EXTERNAL_MAE_GET_LINK_MODE_OUT msgresponse */
26226 #define MC_CMD_EXTERNAL_MAE_GET_LINK_MODE_OUT_LEN 4
26227 /* The current link mode */
26228 #define MC_CMD_EXTERNAL_MAE_GET_LINK_MODE_OUT_MODE_OFST 0
26229 #define MC_CMD_EXTERNAL_MAE_GET_LINK_MODE_OUT_MODE_LEN 4
26230 /*            Enum values, see field(s): */
26231 /*               MC_CMD_EXTERNAL_MAE_LINK_MODE */
26232
26233
26234 /***********************************/
26235 /* MC_CMD_EXTERNAL_MAE_SET_LINK_MODE
26236  * This command is expected to be used on a U25 board with an MAE in the FPGA.
26237  * The modes are described in XN-200039-TC - U25 OVS packet formats. This
26238  * command will set the link between the FPGA and the X2 to the specified new
26239  * mode. It will first enter bootstrap mode, make sure there are no packets in
26240  * flight and then enter the requested mode. In order to make sure there are no
26241  * packets in flight, it will flush the X2 TX path, the FPGA RX path from the
26242  * X2, the FPGA TX path to the X2 and the X2 RX path. The driver is responsible
26243  * for making sure there are no TX or RX descriptors posted on any TXQ or RXQ
26244  * associated with the affected port before invoking this command. This command
26245  * is run implicitly with MODE set to LEGACY when MC_CMD_DRV_ATTACH is
26246  * executed.
26247  */
26248 #define MC_CMD_EXTERNAL_MAE_SET_LINK_MODE 0x1c1
26249 #define MC_CMD_EXTERNAL_MAE_SET_LINK_MODE_MSGSET 0x1c1
26250 #undef  MC_CMD_0x1c1_PRIVILEGE_CTG
26251
26252 #define MC_CMD_0x1c1_PRIVILEGE_CTG SRIOV_CTG_GENERAL
26253
26254 /* MC_CMD_EXTERNAL_MAE_SET_LINK_MODE_IN msgrequest */
26255 #define MC_CMD_EXTERNAL_MAE_SET_LINK_MODE_IN_LEN 4
26256 /* The new link mode. */
26257 #define MC_CMD_EXTERNAL_MAE_SET_LINK_MODE_IN_MODE_OFST 0
26258 #define MC_CMD_EXTERNAL_MAE_SET_LINK_MODE_IN_MODE_LEN 4
26259 /*            Enum values, see field(s): */
26260 /*               MC_CMD_EXTERNAL_MAE_LINK_MODE */
26261
26262 /* MC_CMD_EXTERNAL_MAE_SET_LINK_MODE_OUT msgresponse */
26263 #define MC_CMD_EXTERNAL_MAE_SET_LINK_MODE_OUT_LEN 0
26264
26265 /* CLIENT_HANDLE structuredef: A client is an abstract entity that can make
26266  * requests of the device and that can own resources managed by the device.
26267  * Examples of clients include PCIe functions and dynamic clients. A client
26268  * handle is a 32b opaque value used to refer to a client. Further details can
26269  * be found within XN-200418-TC.
26270  */
26271 #define CLIENT_HANDLE_LEN 4
26272 #define CLIENT_HANDLE_OPAQUE_OFST 0
26273 #define CLIENT_HANDLE_OPAQUE_LEN 4
26274 /* enum: A client handle guaranteed never to refer to a real client. */
26275 #define CLIENT_HANDLE_NULL 0xffffffff
26276 /* enum: Used to refer to the calling client. */
26277 #define CLIENT_HANDLE_SELF 0xfffffffe
26278 #define CLIENT_HANDLE_OPAQUE_LBN 0
26279 #define CLIENT_HANDLE_OPAQUE_WIDTH 32
26280
26281 /* CLOCK_INFO structuredef: Information about a single hardware clock */
26282 #define CLOCK_INFO_LEN 28
26283 /* Enumeration that uniquely identifies the clock */
26284 #define CLOCK_INFO_CLOCK_ID_OFST 0
26285 #define CLOCK_INFO_CLOCK_ID_LEN 2
26286 /* enum: The Riverhead CMC (card MC) */
26287 #define CLOCK_INFO_CLOCK_CMC 0x0
26288 /* enum: The Riverhead NMC (network MC) */
26289 #define CLOCK_INFO_CLOCK_NMC 0x1
26290 /* enum: The Riverhead SDNET slice main logic */
26291 #define CLOCK_INFO_CLOCK_SDNET 0x2
26292 /* enum: The Riverhead SDNET LUT */
26293 #define CLOCK_INFO_CLOCK_SDNET_LUT 0x3
26294 /* enum: The Riverhead SDNET control logic */
26295 #define CLOCK_INFO_CLOCK_SDNET_CTRL 0x4
26296 /* enum: The Riverhead Streaming SubSystem */
26297 #define CLOCK_INFO_CLOCK_SSS 0x5
26298 /* enum: The Riverhead network MAC and associated CSR registers */
26299 #define CLOCK_INFO_CLOCK_MAC 0x6
26300 #define CLOCK_INFO_CLOCK_ID_LBN 0
26301 #define CLOCK_INFO_CLOCK_ID_WIDTH 16
26302 /* Assorted flags */
26303 #define CLOCK_INFO_FLAGS_OFST 2
26304 #define CLOCK_INFO_FLAGS_LEN 2
26305 #define CLOCK_INFO_SETTABLE_OFST 2
26306 #define CLOCK_INFO_SETTABLE_LBN 0
26307 #define CLOCK_INFO_SETTABLE_WIDTH 1
26308 #define CLOCK_INFO_FLAGS_LBN 16
26309 #define CLOCK_INFO_FLAGS_WIDTH 16
26310 /* The frequency in HZ */
26311 #define CLOCK_INFO_FREQUENCY_OFST 4
26312 #define CLOCK_INFO_FREQUENCY_LEN 8
26313 #define CLOCK_INFO_FREQUENCY_LO_OFST 4
26314 #define CLOCK_INFO_FREQUENCY_LO_LEN 4
26315 #define CLOCK_INFO_FREQUENCY_LO_LBN 32
26316 #define CLOCK_INFO_FREQUENCY_LO_WIDTH 32
26317 #define CLOCK_INFO_FREQUENCY_HI_OFST 8
26318 #define CLOCK_INFO_FREQUENCY_HI_LEN 4
26319 #define CLOCK_INFO_FREQUENCY_HI_LBN 64
26320 #define CLOCK_INFO_FREQUENCY_HI_WIDTH 32
26321 #define CLOCK_INFO_FREQUENCY_LBN 32
26322 #define CLOCK_INFO_FREQUENCY_WIDTH 64
26323 /* Human-readable ASCII name for clock, with NUL termination */
26324 #define CLOCK_INFO_NAME_OFST 12
26325 #define CLOCK_INFO_NAME_LEN 1
26326 #define CLOCK_INFO_NAME_NUM 16
26327 #define CLOCK_INFO_NAME_LBN 96
26328 #define CLOCK_INFO_NAME_WIDTH 8
26329
26330 /* SCHED_CREDIT_CHECK_RESULT structuredef */
26331 #define SCHED_CREDIT_CHECK_RESULT_LEN 16
26332 /* The instance of the scheduler. Refer to XN-200389-AW for the location of
26333  * these schedulers in the hardware.
26334  */
26335 #define SCHED_CREDIT_CHECK_RESULT_SCHED_INSTANCE_OFST 0
26336 #define SCHED_CREDIT_CHECK_RESULT_SCHED_INSTANCE_LEN 1
26337 #define SCHED_CREDIT_CHECK_RESULT_HUB_HOST_A 0x0 /* enum */
26338 #define SCHED_CREDIT_CHECK_RESULT_HUB_NET_A 0x1 /* enum */
26339 #define SCHED_CREDIT_CHECK_RESULT_HUB_B 0x2 /* enum */
26340 #define SCHED_CREDIT_CHECK_RESULT_HUB_HOST_C 0x3 /* enum */
26341 #define SCHED_CREDIT_CHECK_RESULT_HUB_NET_TX 0x4 /* enum */
26342 #define SCHED_CREDIT_CHECK_RESULT_HUB_HOST_D 0x5 /* enum */
26343 #define SCHED_CREDIT_CHECK_RESULT_HUB_REPLAY 0x6 /* enum */
26344 #define SCHED_CREDIT_CHECK_RESULT_DMAC_H2C 0x7 /* enum */
26345 #define SCHED_CREDIT_CHECK_RESULT_SCHED_INSTANCE_LBN 0
26346 #define SCHED_CREDIT_CHECK_RESULT_SCHED_INSTANCE_WIDTH 8
26347 /* The type of node that this result refers to. */
26348 #define SCHED_CREDIT_CHECK_RESULT_NODE_TYPE_OFST 1
26349 #define SCHED_CREDIT_CHECK_RESULT_NODE_TYPE_LEN 1
26350 /* enum: Destination node */
26351 #define SCHED_CREDIT_CHECK_RESULT_DEST 0x0
26352 /* enum: Source node */
26353 #define SCHED_CREDIT_CHECK_RESULT_SOURCE 0x1
26354 #define SCHED_CREDIT_CHECK_RESULT_NODE_TYPE_LBN 8
26355 #define SCHED_CREDIT_CHECK_RESULT_NODE_TYPE_WIDTH 8
26356 /* Level of node in scheduler hierarchy (level 0 is the bottom of the
26357  * hierarchy, increasing towards the root node).
26358  */
26359 #define SCHED_CREDIT_CHECK_RESULT_NODE_LEVEL_OFST 2
26360 #define SCHED_CREDIT_CHECK_RESULT_NODE_LEVEL_LEN 2
26361 #define SCHED_CREDIT_CHECK_RESULT_NODE_LEVEL_LBN 16
26362 #define SCHED_CREDIT_CHECK_RESULT_NODE_LEVEL_WIDTH 16
26363 /* Node index */
26364 #define SCHED_CREDIT_CHECK_RESULT_NODE_INDEX_OFST 4
26365 #define SCHED_CREDIT_CHECK_RESULT_NODE_INDEX_LEN 4
26366 #define SCHED_CREDIT_CHECK_RESULT_NODE_INDEX_LBN 32
26367 #define SCHED_CREDIT_CHECK_RESULT_NODE_INDEX_WIDTH 32
26368 /* The number of credits the node is expected to have. */
26369 #define SCHED_CREDIT_CHECK_RESULT_EXPECTED_CREDITS_OFST 8
26370 #define SCHED_CREDIT_CHECK_RESULT_EXPECTED_CREDITS_LEN 4
26371 #define SCHED_CREDIT_CHECK_RESULT_EXPECTED_CREDITS_LBN 64
26372 #define SCHED_CREDIT_CHECK_RESULT_EXPECTED_CREDITS_WIDTH 32
26373 /* The number of credits the node actually had. */
26374 #define SCHED_CREDIT_CHECK_RESULT_ACTUAL_CREDITS_OFST 12
26375 #define SCHED_CREDIT_CHECK_RESULT_ACTUAL_CREDITS_LEN 4
26376 #define SCHED_CREDIT_CHECK_RESULT_ACTUAL_CREDITS_LBN 96
26377 #define SCHED_CREDIT_CHECK_RESULT_ACTUAL_CREDITS_WIDTH 32
26378
26379
26380 /***********************************/
26381 /* MC_CMD_GET_CLOCKS_INFO
26382  * Get information about the device clocks
26383  */
26384 #define MC_CMD_GET_CLOCKS_INFO 0x166
26385 #define MC_CMD_GET_CLOCKS_INFO_MSGSET 0x166
26386 #undef  MC_CMD_0x166_PRIVILEGE_CTG
26387
26388 #define MC_CMD_0x166_PRIVILEGE_CTG SRIOV_CTG_GENERAL
26389
26390 /* MC_CMD_GET_CLOCKS_INFO_IN msgrequest */
26391 #define MC_CMD_GET_CLOCKS_INFO_IN_LEN 0
26392
26393 /* MC_CMD_GET_CLOCKS_INFO_OUT msgresponse */
26394 #define MC_CMD_GET_CLOCKS_INFO_OUT_LENMIN 0
26395 #define MC_CMD_GET_CLOCKS_INFO_OUT_LENMAX 252
26396 #define MC_CMD_GET_CLOCKS_INFO_OUT_LENMAX_MCDI2 1008
26397 #define MC_CMD_GET_CLOCKS_INFO_OUT_LEN(num) (0+28*(num))
26398 #define MC_CMD_GET_CLOCKS_INFO_OUT_INFOS_NUM(len) (((len)-0)/28)
26399 /* An array of CLOCK_INFO structures. */
26400 #define MC_CMD_GET_CLOCKS_INFO_OUT_INFOS_OFST 0
26401 #define MC_CMD_GET_CLOCKS_INFO_OUT_INFOS_LEN 28
26402 #define MC_CMD_GET_CLOCKS_INFO_OUT_INFOS_MINNUM 0
26403 #define MC_CMD_GET_CLOCKS_INFO_OUT_INFOS_MAXNUM 9
26404 #define MC_CMD_GET_CLOCKS_INFO_OUT_INFOS_MAXNUM_MCDI2 36
26405
26406
26407 /***********************************/
26408 /* MC_CMD_VNIC_ENCAP_RULE_ADD
26409  * Add a rule for detecting encapsulations in the VNIC stage. Currently this
26410  * only affects checksum validation in VNIC RX - on TX the send descriptor
26411  * explicitly specifies encapsulation. These rules are per-VNIC, i.e. only
26412  * apply to the current driver. If a rule matches, then the packet is
26413  * considered to have the corresponding encapsulation type, and the inner
26414  * packet is parsed. It is up to the driver to ensure that overlapping rules
26415  * are not inserted. (If a packet would match multiple rules, a random one of
26416  * them will be used.) A rule with the exact same match criteria may not be
26417  * inserted twice (EALREADY). Only a limited number MATCH_FLAGS values are
26418  * supported, use MC_CMD_GET_PARSER_DISP_INFO with OP
26419  * OP_GET_SUPPORTED_VNIC_ENCAP_RULE_MATCHES to get a list of supported
26420  * combinations. Each driver may only have a limited set of active rules -
26421  * returns ENOSPC if the caller's table is full.
26422  */
26423 #define MC_CMD_VNIC_ENCAP_RULE_ADD 0x16d
26424 #define MC_CMD_VNIC_ENCAP_RULE_ADD_MSGSET 0x16d
26425 #undef  MC_CMD_0x16d_PRIVILEGE_CTG
26426
26427 #define MC_CMD_0x16d_PRIVILEGE_CTG SRIOV_CTG_GENERAL
26428
26429 /* MC_CMD_VNIC_ENCAP_RULE_ADD_IN msgrequest */
26430 #define MC_CMD_VNIC_ENCAP_RULE_ADD_IN_LEN 36
26431 /* Set to MAE_MPORT_SELECTOR_ASSIGNED. In the future this may be relaxed. */
26432 #define MC_CMD_VNIC_ENCAP_RULE_ADD_IN_MPORT_SELECTOR_OFST 0
26433 #define MC_CMD_VNIC_ENCAP_RULE_ADD_IN_MPORT_SELECTOR_LEN 4
26434 /* Any non-zero bits other than the ones named below or an unsupported
26435  * combination will cause the NIC to return EOPNOTSUPP. In the future more
26436  * flags may be added.
26437  */
26438 #define MC_CMD_VNIC_ENCAP_RULE_ADD_IN_MATCH_FLAGS_OFST 4
26439 #define MC_CMD_VNIC_ENCAP_RULE_ADD_IN_MATCH_FLAGS_LEN 4
26440 #define MC_CMD_VNIC_ENCAP_RULE_ADD_IN_MATCH_ETHER_TYPE_OFST 4
26441 #define MC_CMD_VNIC_ENCAP_RULE_ADD_IN_MATCH_ETHER_TYPE_LBN 0
26442 #define MC_CMD_VNIC_ENCAP_RULE_ADD_IN_MATCH_ETHER_TYPE_WIDTH 1
26443 #define MC_CMD_VNIC_ENCAP_RULE_ADD_IN_MATCH_OUTER_VLAN_OFST 4
26444 #define MC_CMD_VNIC_ENCAP_RULE_ADD_IN_MATCH_OUTER_VLAN_LBN 1
26445 #define MC_CMD_VNIC_ENCAP_RULE_ADD_IN_MATCH_OUTER_VLAN_WIDTH 1
26446 #define MC_CMD_VNIC_ENCAP_RULE_ADD_IN_MATCH_DST_IP_OFST 4
26447 #define MC_CMD_VNIC_ENCAP_RULE_ADD_IN_MATCH_DST_IP_LBN 2
26448 #define MC_CMD_VNIC_ENCAP_RULE_ADD_IN_MATCH_DST_IP_WIDTH 1
26449 #define MC_CMD_VNIC_ENCAP_RULE_ADD_IN_MATCH_IP_PROTO_OFST 4
26450 #define MC_CMD_VNIC_ENCAP_RULE_ADD_IN_MATCH_IP_PROTO_LBN 3
26451 #define MC_CMD_VNIC_ENCAP_RULE_ADD_IN_MATCH_IP_PROTO_WIDTH 1
26452 #define MC_CMD_VNIC_ENCAP_RULE_ADD_IN_MATCH_DST_PORT_OFST 4
26453 #define MC_CMD_VNIC_ENCAP_RULE_ADD_IN_MATCH_DST_PORT_LBN 4
26454 #define MC_CMD_VNIC_ENCAP_RULE_ADD_IN_MATCH_DST_PORT_WIDTH 1
26455 /* Only if MATCH_ETHER_TYPE is set. Ethertype value as bytes in network order.
26456  * Currently only IPv4 (0x0800) and IPv6 (0x86DD) ethertypes may be used.
26457  */
26458 #define MC_CMD_VNIC_ENCAP_RULE_ADD_IN_ETHER_TYPE_OFST 8
26459 #define MC_CMD_VNIC_ENCAP_RULE_ADD_IN_ETHER_TYPE_LEN 2
26460 /* Only if MATCH_OUTER_VLAN is set. VID value as bytes in network order.
26461  * (Deprecated)
26462  */
26463 #define MC_CMD_VNIC_ENCAP_RULE_ADD_IN_OUTER_VLAN_LBN 80
26464 #define MC_CMD_VNIC_ENCAP_RULE_ADD_IN_OUTER_VLAN_WIDTH 12
26465 /* Only if MATCH_OUTER_VLAN is set. Aligned wrapper for OUTER_VLAN_VID. */
26466 #define MC_CMD_VNIC_ENCAP_RULE_ADD_IN_OUTER_VLAN_WORD_OFST 10
26467 #define MC_CMD_VNIC_ENCAP_RULE_ADD_IN_OUTER_VLAN_WORD_LEN 2
26468 #define MC_CMD_VNIC_ENCAP_RULE_ADD_IN_OUTER_VLAN_VID_OFST 10
26469 #define MC_CMD_VNIC_ENCAP_RULE_ADD_IN_OUTER_VLAN_VID_LBN 0
26470 #define MC_CMD_VNIC_ENCAP_RULE_ADD_IN_OUTER_VLAN_VID_WIDTH 12
26471 /* Only if MATCH_DST_IP is set. IP address as bytes in network order. In the
26472  * case of IPv4, the IP should be in the first 4 bytes and all other bytes
26473  * should be zero.
26474  */
26475 #define MC_CMD_VNIC_ENCAP_RULE_ADD_IN_DST_IP_OFST 12
26476 #define MC_CMD_VNIC_ENCAP_RULE_ADD_IN_DST_IP_LEN 16
26477 /* Only if MATCH_IP_PROTO is set. Currently only UDP proto (17) may be used. */
26478 #define MC_CMD_VNIC_ENCAP_RULE_ADD_IN_IP_PROTO_OFST 28
26479 #define MC_CMD_VNIC_ENCAP_RULE_ADD_IN_IP_PROTO_LEN 1
26480 /* Actions that should be applied to packets match the rule. */
26481 #define MC_CMD_VNIC_ENCAP_RULE_ADD_IN_ACTION_FLAGS_OFST 29
26482 #define MC_CMD_VNIC_ENCAP_RULE_ADD_IN_ACTION_FLAGS_LEN 1
26483 #define MC_CMD_VNIC_ENCAP_RULE_ADD_IN_STRIP_OUTER_VLAN_OFST 29
26484 #define MC_CMD_VNIC_ENCAP_RULE_ADD_IN_STRIP_OUTER_VLAN_LBN 0
26485 #define MC_CMD_VNIC_ENCAP_RULE_ADD_IN_STRIP_OUTER_VLAN_WIDTH 1
26486 /* Only if MATCH_DST_PORT is set. Port number as bytes in network order. */
26487 #define MC_CMD_VNIC_ENCAP_RULE_ADD_IN_DST_PORT_OFST 30
26488 #define MC_CMD_VNIC_ENCAP_RULE_ADD_IN_DST_PORT_LEN 2
26489 /* Resulting encapsulation type, as per MAE_MCDI_ENCAP_TYPE enumeration. */
26490 #define MC_CMD_VNIC_ENCAP_RULE_ADD_IN_ENCAP_TYPE_OFST 32
26491 #define MC_CMD_VNIC_ENCAP_RULE_ADD_IN_ENCAP_TYPE_LEN 4
26492
26493 /* MC_CMD_VNIC_ENCAP_RULE_ADD_OUT msgresponse */
26494 #define MC_CMD_VNIC_ENCAP_RULE_ADD_OUT_LEN 4
26495 /* Handle to inserted rule. Used for removing the rule. */
26496 #define MC_CMD_VNIC_ENCAP_RULE_ADD_OUT_HANDLE_OFST 0
26497 #define MC_CMD_VNIC_ENCAP_RULE_ADD_OUT_HANDLE_LEN 4
26498
26499
26500 /***********************************/
26501 /* MC_CMD_VNIC_ENCAP_RULE_REMOVE
26502  * Remove a VNIC encapsulation rule. Packets which would have previously
26503  * matched the rule will then be considered as unencapsulated. Returns EALREADY
26504  * if the input HANDLE doesn't correspond to an existing rule.
26505  */
26506 #define MC_CMD_VNIC_ENCAP_RULE_REMOVE 0x16e
26507 #define MC_CMD_VNIC_ENCAP_RULE_REMOVE_MSGSET 0x16e
26508 #undef  MC_CMD_0x16e_PRIVILEGE_CTG
26509
26510 #define MC_CMD_0x16e_PRIVILEGE_CTG SRIOV_CTG_GENERAL
26511
26512 /* MC_CMD_VNIC_ENCAP_RULE_REMOVE_IN msgrequest */
26513 #define MC_CMD_VNIC_ENCAP_RULE_REMOVE_IN_LEN 4
26514 /* Handle which was returned by MC_CMD_VNIC_ENCAP_RULE_ADD. */
26515 #define MC_CMD_VNIC_ENCAP_RULE_REMOVE_IN_HANDLE_OFST 0
26516 #define MC_CMD_VNIC_ENCAP_RULE_REMOVE_IN_HANDLE_LEN 4
26517
26518 /* MC_CMD_VNIC_ENCAP_RULE_REMOVE_OUT msgresponse */
26519 #define MC_CMD_VNIC_ENCAP_RULE_REMOVE_OUT_LEN 0
26520
26521 /* UUID structuredef: An RFC4122 standard UUID. The values here are stored in
26522  * the endianness specified by the RFC; users should ignore the broken-out
26523  * fields and instead do straight memory copies to ensure correct ordering.
26524  */
26525 #define UUID_LEN 16
26526 #define UUID_TIME_LOW_OFST 0
26527 #define UUID_TIME_LOW_LEN 4
26528 #define UUID_TIME_LOW_LBN 0
26529 #define UUID_TIME_LOW_WIDTH 32
26530 #define UUID_TIME_MID_OFST 4
26531 #define UUID_TIME_MID_LEN 2
26532 #define UUID_TIME_MID_LBN 32
26533 #define UUID_TIME_MID_WIDTH 16
26534 #define UUID_TIME_HI_LBN 52
26535 #define UUID_TIME_HI_WIDTH 12
26536 #define UUID_VERSION_LBN 48
26537 #define UUID_VERSION_WIDTH 4
26538 #define UUID_RESERVED_LBN 64
26539 #define UUID_RESERVED_WIDTH 2
26540 #define UUID_CLK_SEQ_LBN 66
26541 #define UUID_CLK_SEQ_WIDTH 14
26542 #define UUID_NODE_OFST 10
26543 #define UUID_NODE_LEN 6
26544 #define UUID_NODE_LBN 80
26545 #define UUID_NODE_WIDTH 48
26546
26547 /* PLUGIN_EXTENSION structuredef: Used within MC_CMD_PLUGIN_GET_ALL to describe
26548  * an individual extension.
26549  */
26550 #define PLUGIN_EXTENSION_LEN 20
26551 #define PLUGIN_EXTENSION_UUID_OFST 0
26552 #define PLUGIN_EXTENSION_UUID_LEN 16
26553 #define PLUGIN_EXTENSION_UUID_LBN 0
26554 #define PLUGIN_EXTENSION_UUID_WIDTH 128
26555 #define PLUGIN_EXTENSION_ADMIN_GROUP_OFST 16
26556 #define PLUGIN_EXTENSION_ADMIN_GROUP_LEN 1
26557 #define PLUGIN_EXTENSION_ADMIN_GROUP_LBN 128
26558 #define PLUGIN_EXTENSION_ADMIN_GROUP_WIDTH 8
26559 #define PLUGIN_EXTENSION_FLAG_ENABLED_LBN 136
26560 #define PLUGIN_EXTENSION_FLAG_ENABLED_WIDTH 1
26561 #define PLUGIN_EXTENSION_RESERVED_LBN 137
26562 #define PLUGIN_EXTENSION_RESERVED_WIDTH 23
26563
26564 /* DESC_ADDR_REGION structuredef: Describes a contiguous region of DESC_ADDR
26565  * space that maps to a contiguous region of TRGT_ADDR space. Addresses
26566  * DESC_ADDR in the range [DESC_ADDR_BASE:DESC_ADDR_BASE + 1 <<
26567  * WINDOW_SIZE_LOG2) map to TRGT_ADDR = DESC_ADDR - DESC_ADDR_BASE +
26568  * TRGT_ADDR_BASE.
26569  */
26570 #define DESC_ADDR_REGION_LEN 32
26571 /* The start of the region in DESC_ADDR space. */
26572 #define DESC_ADDR_REGION_DESC_ADDR_BASE_OFST 0
26573 #define DESC_ADDR_REGION_DESC_ADDR_BASE_LEN 8
26574 #define DESC_ADDR_REGION_DESC_ADDR_BASE_LO_OFST 0
26575 #define DESC_ADDR_REGION_DESC_ADDR_BASE_LO_LEN 4
26576 #define DESC_ADDR_REGION_DESC_ADDR_BASE_LO_LBN 0
26577 #define DESC_ADDR_REGION_DESC_ADDR_BASE_LO_WIDTH 32
26578 #define DESC_ADDR_REGION_DESC_ADDR_BASE_HI_OFST 4
26579 #define DESC_ADDR_REGION_DESC_ADDR_BASE_HI_LEN 4
26580 #define DESC_ADDR_REGION_DESC_ADDR_BASE_HI_LBN 32
26581 #define DESC_ADDR_REGION_DESC_ADDR_BASE_HI_WIDTH 32
26582 #define DESC_ADDR_REGION_DESC_ADDR_BASE_LBN 0
26583 #define DESC_ADDR_REGION_DESC_ADDR_BASE_WIDTH 64
26584 /* The start of the region in TRGT_ADDR space. Drivers can set this via
26585  * MC_CMD_SET_DESC_ADDR_REGIONS.
26586  */
26587 #define DESC_ADDR_REGION_TRGT_ADDR_BASE_OFST 8
26588 #define DESC_ADDR_REGION_TRGT_ADDR_BASE_LEN 8
26589 #define DESC_ADDR_REGION_TRGT_ADDR_BASE_LO_OFST 8
26590 #define DESC_ADDR_REGION_TRGT_ADDR_BASE_LO_LEN 4
26591 #define DESC_ADDR_REGION_TRGT_ADDR_BASE_LO_LBN 64
26592 #define DESC_ADDR_REGION_TRGT_ADDR_BASE_LO_WIDTH 32
26593 #define DESC_ADDR_REGION_TRGT_ADDR_BASE_HI_OFST 12
26594 #define DESC_ADDR_REGION_TRGT_ADDR_BASE_HI_LEN 4
26595 #define DESC_ADDR_REGION_TRGT_ADDR_BASE_HI_LBN 96
26596 #define DESC_ADDR_REGION_TRGT_ADDR_BASE_HI_WIDTH 32
26597 #define DESC_ADDR_REGION_TRGT_ADDR_BASE_LBN 64
26598 #define DESC_ADDR_REGION_TRGT_ADDR_BASE_WIDTH 64
26599 /* The size of the region. */
26600 #define DESC_ADDR_REGION_WINDOW_SIZE_LOG2_OFST 16
26601 #define DESC_ADDR_REGION_WINDOW_SIZE_LOG2_LEN 4
26602 #define DESC_ADDR_REGION_WINDOW_SIZE_LOG2_LBN 128
26603 #define DESC_ADDR_REGION_WINDOW_SIZE_LOG2_WIDTH 32
26604 /* The alignment restriction on TRGT_ADDR. TRGT_ADDR values set by the driver
26605  * must be a multiple of 1 << TRGT_ADDR_ALIGN_LOG2.
26606  */
26607 #define DESC_ADDR_REGION_TRGT_ADDR_ALIGN_LOG2_OFST 20
26608 #define DESC_ADDR_REGION_TRGT_ADDR_ALIGN_LOG2_LEN 4
26609 #define DESC_ADDR_REGION_TRGT_ADDR_ALIGN_LOG2_LBN 160
26610 #define DESC_ADDR_REGION_TRGT_ADDR_ALIGN_LOG2_WIDTH 32
26611 #define DESC_ADDR_REGION_RSVD_OFST 24
26612 #define DESC_ADDR_REGION_RSVD_LEN 8
26613 #define DESC_ADDR_REGION_RSVD_LO_OFST 24
26614 #define DESC_ADDR_REGION_RSVD_LO_LEN 4
26615 #define DESC_ADDR_REGION_RSVD_LO_LBN 192
26616 #define DESC_ADDR_REGION_RSVD_LO_WIDTH 32
26617 #define DESC_ADDR_REGION_RSVD_HI_OFST 28
26618 #define DESC_ADDR_REGION_RSVD_HI_LEN 4
26619 #define DESC_ADDR_REGION_RSVD_HI_LBN 224
26620 #define DESC_ADDR_REGION_RSVD_HI_WIDTH 32
26621 #define DESC_ADDR_REGION_RSVD_LBN 192
26622 #define DESC_ADDR_REGION_RSVD_WIDTH 64
26623
26624
26625 /***********************************/
26626 /* MC_CMD_GET_DESC_ADDR_INFO
26627  * Returns a description of the mapping from DESC_ADDR to TRGT_ADDR for the calling function's address space.
26628  */
26629 #define MC_CMD_GET_DESC_ADDR_INFO 0x1b7
26630 #define MC_CMD_GET_DESC_ADDR_INFO_MSGSET 0x1b7
26631 #undef  MC_CMD_0x1b7_PRIVILEGE_CTG
26632
26633 #define MC_CMD_0x1b7_PRIVILEGE_CTG SRIOV_CTG_GENERAL
26634
26635 /* MC_CMD_GET_DESC_ADDR_INFO_IN msgrequest */
26636 #define MC_CMD_GET_DESC_ADDR_INFO_IN_LEN 0
26637
26638 /* MC_CMD_GET_DESC_ADDR_INFO_OUT msgresponse */
26639 #define MC_CMD_GET_DESC_ADDR_INFO_OUT_LEN 4
26640 /* The type of mapping; see SF-nnnnnn-xx (EF100 driver writer's guide, once
26641  * written) for details of each type.
26642  */
26643 #define MC_CMD_GET_DESC_ADDR_INFO_OUT_MAPPING_TYPE_OFST 0
26644 #define MC_CMD_GET_DESC_ADDR_INFO_OUT_MAPPING_TYPE_LEN 4
26645 /* enum: TRGT_ADDR = DESC_ADDR */
26646 #define MC_CMD_GET_DESC_ADDR_INFO_OUT_MAPPING_FLAT 0x0
26647 /* enum: DESC_ADDR has one or more regions that map into TRGT_ADDR. The base
26648  * TRGT_ADDR for each region is programmable via MCDI.
26649  */
26650 #define MC_CMD_GET_DESC_ADDR_INFO_OUT_MAPPING_REGIONED 0x1
26651
26652
26653 /***********************************/
26654 /* MC_CMD_GET_DESC_ADDR_REGIONS
26655  * Returns a list of the DESC_ADDR regions for the calling function's address space.  Only valid if that function's address space has the REGIONED mapping from DESC_ADDR to TRGT_ADDR.
26656  */
26657 #define MC_CMD_GET_DESC_ADDR_REGIONS 0x1b8
26658 #define MC_CMD_GET_DESC_ADDR_REGIONS_MSGSET 0x1b8
26659 #undef  MC_CMD_0x1b8_PRIVILEGE_CTG
26660
26661 #define MC_CMD_0x1b8_PRIVILEGE_CTG SRIOV_CTG_GENERAL
26662
26663 /* MC_CMD_GET_DESC_ADDR_REGIONS_IN msgrequest */
26664 #define MC_CMD_GET_DESC_ADDR_REGIONS_IN_LEN 0
26665
26666 /* MC_CMD_GET_DESC_ADDR_REGIONS_OUT msgresponse */
26667 #define MC_CMD_GET_DESC_ADDR_REGIONS_OUT_LENMIN 32
26668 #define MC_CMD_GET_DESC_ADDR_REGIONS_OUT_LENMAX 224
26669 #define MC_CMD_GET_DESC_ADDR_REGIONS_OUT_LENMAX_MCDI2 992
26670 #define MC_CMD_GET_DESC_ADDR_REGIONS_OUT_LEN(num) (0+32*(num))
26671 #define MC_CMD_GET_DESC_ADDR_REGIONS_OUT_REGIONS_NUM(len) (((len)-0)/32)
26672 /* An array of DESC_ADDR_REGION strutures. The number of entries in the array
26673  * indicates the number of available regions.
26674  */
26675 #define MC_CMD_GET_DESC_ADDR_REGIONS_OUT_REGIONS_OFST 0
26676 #define MC_CMD_GET_DESC_ADDR_REGIONS_OUT_REGIONS_LEN 32
26677 #define MC_CMD_GET_DESC_ADDR_REGIONS_OUT_REGIONS_MINNUM 1
26678 #define MC_CMD_GET_DESC_ADDR_REGIONS_OUT_REGIONS_MAXNUM 7
26679 #define MC_CMD_GET_DESC_ADDR_REGIONS_OUT_REGIONS_MAXNUM_MCDI2 31
26680
26681
26682 /***********************************/
26683 /* MC_CMD_SET_DESC_ADDR_REGIONS
26684  * Set the base TRGT_ADDR for a set of DESC_ADDR regions for the calling function's address space.  Only valid if that function's address space had the REGIONED mapping from DESC_ADDR to TRGT_ADDR.
26685  */
26686 #define MC_CMD_SET_DESC_ADDR_REGIONS 0x1b9
26687 #define MC_CMD_SET_DESC_ADDR_REGIONS_MSGSET 0x1b9
26688 #undef  MC_CMD_0x1b9_PRIVILEGE_CTG
26689
26690 #define MC_CMD_0x1b9_PRIVILEGE_CTG SRIOV_CTG_GENERAL
26691
26692 /* MC_CMD_SET_DESC_ADDR_REGIONS_IN msgrequest */
26693 #define MC_CMD_SET_DESC_ADDR_REGIONS_IN_LENMIN 16
26694 #define MC_CMD_SET_DESC_ADDR_REGIONS_IN_LENMAX 248
26695 #define MC_CMD_SET_DESC_ADDR_REGIONS_IN_LENMAX_MCDI2 1016
26696 #define MC_CMD_SET_DESC_ADDR_REGIONS_IN_LEN(num) (8+8*(num))
26697 #define MC_CMD_SET_DESC_ADDR_REGIONS_IN_TRGT_ADDR_BASE_NUM(len) (((len)-8)/8)
26698 /* A bitmask indicating which regions should have their base TRGT_ADDR updated.
26699  * To update the base TRGR_ADDR for a DESC_ADDR region, the corresponding bit
26700  * should be set to 1.
26701  */
26702 #define MC_CMD_SET_DESC_ADDR_REGIONS_IN_SET_REGION_MASK_OFST 0
26703 #define MC_CMD_SET_DESC_ADDR_REGIONS_IN_SET_REGION_MASK_LEN 4
26704 /* Reserved field; must be set to zero. */
26705 #define MC_CMD_SET_DESC_ADDR_REGIONS_IN_RSVD_OFST 4
26706 #define MC_CMD_SET_DESC_ADDR_REGIONS_IN_RSVD_LEN 4
26707 /* An array of values used to updated the base TRGT_ADDR for DESC_ADDR regions.
26708  * Array indices corresponding to region numbers (i.e. the array is sparse, and
26709  * included entries for regions even if the corresponding SET_REGION_MASK bit
26710  * is zero).
26711  */
26712 #define MC_CMD_SET_DESC_ADDR_REGIONS_IN_TRGT_ADDR_BASE_OFST 8
26713 #define MC_CMD_SET_DESC_ADDR_REGIONS_IN_TRGT_ADDR_BASE_LEN 8
26714 #define MC_CMD_SET_DESC_ADDR_REGIONS_IN_TRGT_ADDR_BASE_LO_OFST 8
26715 #define MC_CMD_SET_DESC_ADDR_REGIONS_IN_TRGT_ADDR_BASE_LO_LEN 4
26716 #define MC_CMD_SET_DESC_ADDR_REGIONS_IN_TRGT_ADDR_BASE_LO_LBN 64
26717 #define MC_CMD_SET_DESC_ADDR_REGIONS_IN_TRGT_ADDR_BASE_LO_WIDTH 32
26718 #define MC_CMD_SET_DESC_ADDR_REGIONS_IN_TRGT_ADDR_BASE_HI_OFST 12
26719 #define MC_CMD_SET_DESC_ADDR_REGIONS_IN_TRGT_ADDR_BASE_HI_LEN 4
26720 #define MC_CMD_SET_DESC_ADDR_REGIONS_IN_TRGT_ADDR_BASE_HI_LBN 96
26721 #define MC_CMD_SET_DESC_ADDR_REGIONS_IN_TRGT_ADDR_BASE_HI_WIDTH 32
26722 #define MC_CMD_SET_DESC_ADDR_REGIONS_IN_TRGT_ADDR_BASE_MINNUM 1
26723 #define MC_CMD_SET_DESC_ADDR_REGIONS_IN_TRGT_ADDR_BASE_MAXNUM 30
26724 #define MC_CMD_SET_DESC_ADDR_REGIONS_IN_TRGT_ADDR_BASE_MAXNUM_MCDI2 126
26725
26726 /* MC_CMD_SET_DESC_ADDR_REGIONS_OUT msgresponse */
26727 #define MC_CMD_SET_DESC_ADDR_REGIONS_OUT_LEN 0
26728
26729
26730 /***********************************/
26731 /* MC_CMD_CLIENT_CMD
26732  * Execute an arbitrary MCDI command on behalf of a different client. The
26733  * consequences of the command (e.g. ownership of any resources created) apply
26734  * to the indicated client rather than the function client which actually sent
26735  * this command. All inherent permission checks are also performed on the
26736  * indicated client. The given client must be a descendant of the requestor.
26737  * The command to be proxied follows immediately afterward in the host buffer
26738  * (or on the UART). Chaining multiple MC_CMD_CLIENT_CMD is unnecessary and not
26739  * supported. New dynamic clients may be created with MC_CMD_CLIENT_ALLOC.
26740  */
26741 #define MC_CMD_CLIENT_CMD 0x1ba
26742 #define MC_CMD_CLIENT_CMD_MSGSET 0x1ba
26743 #undef  MC_CMD_0x1ba_PRIVILEGE_CTG
26744
26745 #define MC_CMD_0x1ba_PRIVILEGE_CTG SRIOV_CTG_GENERAL
26746
26747 /* MC_CMD_CLIENT_CMD_IN msgrequest */
26748 #define MC_CMD_CLIENT_CMD_IN_LEN 4
26749 /* The client as which to execute the following command. */
26750 #define MC_CMD_CLIENT_CMD_IN_CLIENT_ID_OFST 0
26751 #define MC_CMD_CLIENT_CMD_IN_CLIENT_ID_LEN 4
26752
26753 /* MC_CMD_CLIENT_CMD_OUT msgresponse */
26754 #define MC_CMD_CLIENT_CMD_OUT_LEN 0
26755
26756
26757 /***********************************/
26758 /* MC_CMD_CLIENT_ALLOC
26759  * Create a new client object. Clients are a system for delineating NIC
26760  * resource ownership, such that groups of resources may be torn down as a
26761  * unit. See also MC_CMD_CLIENT_CMD. See XN-200265-TC for background, concepts
26762  * and a glossary. Clients created by this command are known as "dynamic
26763  * clients". The newly-created client is a child of the client which sent this
26764  * command. The caller must have the GRP_ALLOC_CLIENT privilege. The new client
26765  * initially has no permission to do anything; see
26766  * MC_CMD_DEVEL_CLIENT_PRIVILEGE_MODIFY.
26767  */
26768 #define MC_CMD_CLIENT_ALLOC 0x1bb
26769 #define MC_CMD_CLIENT_ALLOC_MSGSET 0x1bb
26770 #undef  MC_CMD_0x1bb_PRIVILEGE_CTG
26771
26772 #define MC_CMD_0x1bb_PRIVILEGE_CTG SRIOV_CTG_ALLOC_CLIENT
26773
26774 /* MC_CMD_CLIENT_ALLOC_IN msgrequest */
26775 #define MC_CMD_CLIENT_ALLOC_IN_LEN 0
26776
26777 /* MC_CMD_CLIENT_ALLOC_OUT msgresponse */
26778 #define MC_CMD_CLIENT_ALLOC_OUT_LEN 4
26779 /* The ID of the new client object which has been created. */
26780 #define MC_CMD_CLIENT_ALLOC_OUT_CLIENT_ID_OFST 0
26781 #define MC_CMD_CLIENT_ALLOC_OUT_CLIENT_ID_LEN 4
26782
26783
26784 /***********************************/
26785 /* MC_CMD_CLIENT_FREE
26786  * Destroy and release an existing client object. All resources owned by that
26787  * client (including its child clients, and thus all resources owned by the
26788  * entire family tree) are freed.
26789  */
26790 #define MC_CMD_CLIENT_FREE 0x1bc
26791 #define MC_CMD_CLIENT_FREE_MSGSET 0x1bc
26792 #undef  MC_CMD_0x1bc_PRIVILEGE_CTG
26793
26794 #define MC_CMD_0x1bc_PRIVILEGE_CTG SRIOV_CTG_GENERAL
26795
26796 /* MC_CMD_CLIENT_FREE_IN msgrequest */
26797 #define MC_CMD_CLIENT_FREE_IN_LEN 4
26798 /* The ID of the client to be freed. This client must be a descendant of the
26799  * requestor. A client cannot free itself.
26800  */
26801 #define MC_CMD_CLIENT_FREE_IN_CLIENT_ID_OFST 0
26802 #define MC_CMD_CLIENT_FREE_IN_CLIENT_ID_LEN 4
26803
26804 /* MC_CMD_CLIENT_FREE_OUT msgresponse */
26805 #define MC_CMD_CLIENT_FREE_OUT_LEN 0
26806
26807
26808 /***********************************/
26809 /* MC_CMD_SET_VI_USER
26810  * Assign partial rights over this VI to another client. VIs have an 'owner'
26811  * and a 'user'. The owner is the client which allocated the VI
26812  * (MC_CMD_ALLOC_VIS) and cannot be changed. The user is the client which has
26813  * permission to create queues and other resources on that VI. Initially
26814  * user==owner, but the user can be changed by this command; the resources thus
26815  * created are then owned by the user-client. Only the VI owner can call this
26816  * command, and the request will fail if there are any outstanding child
26817  * resources (e.g. queues) currently allocated from this VI.
26818  */
26819 #define MC_CMD_SET_VI_USER 0x1be
26820 #define MC_CMD_SET_VI_USER_MSGSET 0x1be
26821 #undef  MC_CMD_0x1be_PRIVILEGE_CTG
26822
26823 #define MC_CMD_0x1be_PRIVILEGE_CTG SRIOV_CTG_GENERAL
26824
26825 /* MC_CMD_SET_VI_USER_IN msgrequest */
26826 #define MC_CMD_SET_VI_USER_IN_LEN 8
26827 /* Function-relative VI number to modify. */
26828 #define MC_CMD_SET_VI_USER_IN_INSTANCE_OFST 0
26829 #define MC_CMD_SET_VI_USER_IN_INSTANCE_LEN 4
26830 /* Client ID to become the new user. This must be a descendant of the owning
26831  * client, the owning client itself, or the special value MC_CMD_CLIENT_ID_SELF
26832  * which is synonymous with the owning client.
26833  */
26834 #define MC_CMD_SET_VI_USER_IN_CLIENT_ID_OFST 4
26835 #define MC_CMD_SET_VI_USER_IN_CLIENT_ID_LEN 4
26836
26837 /* MC_CMD_SET_VI_USER_OUT msgresponse */
26838 #define MC_CMD_SET_VI_USER_OUT_LEN 0
26839
26840
26841 /***********************************/
26842 /* MC_CMD_GET_CLIENT_MAC_ADDRESSES
26843  * A device reports a set of MAC addresses for each client to use, known as the
26844  * "permanent MAC addresses". Those MAC addresses are provided by the client's
26845  * administrator, e.g. via MC_CMD_SET_CLIENT_MAC_ADDRESSES, and are intended as
26846  * a hint to that client which MAC address its administrator would like to use
26847  * to identity itself. This API exists solely to allow communication of MAC
26848  * address from administrator to adminstree, and has no inherent interaction
26849  * with switching within the device. There is no guarantee that a client will
26850  * be able to send traffic with a source MAC address taken from the list of MAC
26851  * address reported, nor is there a guarantee that a client will be able to
26852  * resource traffic with a destination MAC taken from the list of MAC
26853  * addresses. Likewise, there is no guarantee that a client will not be able to
26854  * use a MAC address not present in the list. Restrictions on switching are
26855  * controlled either through the EVB API if operating in EVB mode, or via MAE
26856  * rules if host software is directly managing the MAE. In order to allow
26857  * tenants to use this API whilst a provider is using the EVB API, the MAC
26858  * addresses reported by MC_CMD_GET_CLIENT_MAC_ADDRESSES will be augmented with
26859  * any MAC addresses associated with the vPort assigned to the caller. In order
26860  * to allow tenants to use the EVB API whilst a provider is using this API, if
26861  * a client queries the MAC addresses for a vPort using the host_evb_port_id
26862  * EVB_PORT_ASSIGNED, that list of MAC addresses will be augmented with the MAC
26863  * addresses assigned to the calling client. This query can either be explicit
26864  * (i.e. MC_CMD_VPORT_GET_MAC_ADDRESSES) or implicit (e.g. creation of a
26865  * vAdaptor with a NULL/automatic MAC address). Changing the MAC address on a
26866  * vAdaptor only affects VNIC steering filters; it has no effect on the MAC
26867  * addresses assigned to the vAdaptor's owner. VirtIO clients behave as EVB
26868  * clients. On VirtIO device reset, a vAdaptor is created with an automatic MAC
26869  * address. Querying the VirtIO device's MAC address queries the underlying
26870  * vAdaptor's MAC address. Setting the VirtIO device's MAC address sets the
26871  * underlying vAdaptor's MAC addresses.
26872  */
26873 #define MC_CMD_GET_CLIENT_MAC_ADDRESSES 0x1c4
26874 #define MC_CMD_GET_CLIENT_MAC_ADDRESSES_MSGSET 0x1c4
26875 #undef  MC_CMD_0x1c4_PRIVILEGE_CTG
26876
26877 #define MC_CMD_0x1c4_PRIVILEGE_CTG SRIOV_CTG_GENERAL
26878
26879 /* MC_CMD_GET_CLIENT_MAC_ADDRESSES_IN msgrequest */
26880 #define MC_CMD_GET_CLIENT_MAC_ADDRESSES_IN_LEN 4
26881 /* A handle for the client for whom MAC address should be obtained. Use
26882  * CLIENT_HANDLE_SELF to obtain the MAC addresses assigned to the calling
26883  * client.
26884  */
26885 #define MC_CMD_GET_CLIENT_MAC_ADDRESSES_IN_CLIENT_HANDLE_OFST 0
26886 #define MC_CMD_GET_CLIENT_MAC_ADDRESSES_IN_CLIENT_HANDLE_LEN 4
26887
26888 /* MC_CMD_GET_CLIENT_MAC_ADDRESSES_OUT msgresponse */
26889 #define MC_CMD_GET_CLIENT_MAC_ADDRESSES_OUT_LENMIN 0
26890 #define MC_CMD_GET_CLIENT_MAC_ADDRESSES_OUT_LENMAX 252
26891 #define MC_CMD_GET_CLIENT_MAC_ADDRESSES_OUT_LENMAX_MCDI2 1020
26892 #define MC_CMD_GET_CLIENT_MAC_ADDRESSES_OUT_LEN(num) (0+6*(num))
26893 #define MC_CMD_GET_CLIENT_MAC_ADDRESSES_OUT_MAC_ADDRS_NUM(len) (((len)-0)/6)
26894 /* An array of MAC addresses assigned to the client. */
26895 #define MC_CMD_GET_CLIENT_MAC_ADDRESSES_OUT_MAC_ADDRS_OFST 0
26896 #define MC_CMD_GET_CLIENT_MAC_ADDRESSES_OUT_MAC_ADDRS_LEN 6
26897 #define MC_CMD_GET_CLIENT_MAC_ADDRESSES_OUT_MAC_ADDRS_MINNUM 0
26898 #define MC_CMD_GET_CLIENT_MAC_ADDRESSES_OUT_MAC_ADDRS_MAXNUM 42
26899 #define MC_CMD_GET_CLIENT_MAC_ADDRESSES_OUT_MAC_ADDRS_MAXNUM_MCDI2 170
26900
26901
26902 /***********************************/
26903 /* MC_CMD_SET_CLIENT_MAC_ADDRESSES
26904  * Set the permanent MAC addresses for a client. The caller must by an
26905  * administrator of the target client. See MC_CMD_GET_CLIENT_MAC_ADDRESSES for
26906  * additional detail.
26907  */
26908 #define MC_CMD_SET_CLIENT_MAC_ADDRESSES 0x1c5
26909 #define MC_CMD_SET_CLIENT_MAC_ADDRESSES_MSGSET 0x1c5
26910 #undef  MC_CMD_0x1c5_PRIVILEGE_CTG
26911
26912 #define MC_CMD_0x1c5_PRIVILEGE_CTG SRIOV_CTG_GENERAL
26913
26914 /* MC_CMD_SET_CLIENT_MAC_ADDRESSES_IN msgrequest */
26915 #define MC_CMD_SET_CLIENT_MAC_ADDRESSES_IN_LENMIN 4
26916 #define MC_CMD_SET_CLIENT_MAC_ADDRESSES_IN_LENMAX 250
26917 #define MC_CMD_SET_CLIENT_MAC_ADDRESSES_IN_LENMAX_MCDI2 1018
26918 #define MC_CMD_SET_CLIENT_MAC_ADDRESSES_IN_LEN(num) (4+6*(num))
26919 #define MC_CMD_SET_CLIENT_MAC_ADDRESSES_IN_MAC_ADDRS_NUM(len) (((len)-4)/6)
26920 /* A handle for the client for whom MAC addresses should be set */
26921 #define MC_CMD_SET_CLIENT_MAC_ADDRESSES_IN_CLIENT_HANDLE_OFST 0
26922 #define MC_CMD_SET_CLIENT_MAC_ADDRESSES_IN_CLIENT_HANDLE_LEN 4
26923 /* An array of MAC addresses to assign to the client. */
26924 #define MC_CMD_SET_CLIENT_MAC_ADDRESSES_IN_MAC_ADDRS_OFST 4
26925 #define MC_CMD_SET_CLIENT_MAC_ADDRESSES_IN_MAC_ADDRS_LEN 6
26926 #define MC_CMD_SET_CLIENT_MAC_ADDRESSES_IN_MAC_ADDRS_MINNUM 0
26927 #define MC_CMD_SET_CLIENT_MAC_ADDRESSES_IN_MAC_ADDRS_MAXNUM 41
26928 #define MC_CMD_SET_CLIENT_MAC_ADDRESSES_IN_MAC_ADDRS_MAXNUM_MCDI2 169
26929
26930 /* MC_CMD_SET_CLIENT_MAC_ADDRESSES_OUT msgresponse */
26931 #define MC_CMD_SET_CLIENT_MAC_ADDRESSES_OUT_LEN 0
26932
26933
26934 /***********************************/
26935 /* MC_CMD_GET_BOARD_ATTR
26936  * Retrieve physical build-level board attributes as configured at
26937  * manufacturing stage. Fields originate from EEPROM and per-platform constants
26938  * in firmware. Fields are used in development to identify/ differentiate
26939  * boards based on build levels/parameters, and also in manufacturing to cross
26940  * check "what was programmed in manufacturing" is same as "what firmware
26941  * thinks has been programmed" as there are two layers to translation within
26942  * firmware before the attributes reach this MCDI handler. Some parameters are
26943  * retrieved as part of other commands and therefore not replicated here. See
26944  * GET_VERSION_OUT.
26945  */
26946 #define MC_CMD_GET_BOARD_ATTR 0x1c6
26947 #define MC_CMD_GET_BOARD_ATTR_MSGSET 0x1c6
26948 #undef  MC_CMD_0x1c6_PRIVILEGE_CTG
26949
26950 #define MC_CMD_0x1c6_PRIVILEGE_CTG SRIOV_CTG_GENERAL
26951
26952 /* MC_CMD_GET_BOARD_ATTR_IN msgrequest */
26953 #define MC_CMD_GET_BOARD_ATTR_IN_LEN 0
26954
26955 /* MC_CMD_GET_BOARD_ATTR_OUT msgresponse */
26956 #define MC_CMD_GET_BOARD_ATTR_OUT_LEN 16
26957 /* Defines board capabilities and validity of attributes returned in this
26958  * response-message.
26959  */
26960 #define MC_CMD_GET_BOARD_ATTR_OUT_FLAGS_OFST 0
26961 #define MC_CMD_GET_BOARD_ATTR_OUT_FLAGS_LEN 4
26962 #define MC_CMD_GET_BOARD_ATTR_OUT_HAS_FAN_OFST 0
26963 #define MC_CMD_GET_BOARD_ATTR_OUT_HAS_FAN_LBN 0
26964 #define MC_CMD_GET_BOARD_ATTR_OUT_HAS_FAN_WIDTH 1
26965 #define MC_CMD_GET_BOARD_ATTR_OUT_HAS_SOC_OFST 0
26966 #define MC_CMD_GET_BOARD_ATTR_OUT_HAS_SOC_LBN 1
26967 #define MC_CMD_GET_BOARD_ATTR_OUT_HAS_SOC_WIDTH 1
26968 #define MC_CMD_GET_BOARD_ATTR_OUT_HAS_AUX_POWER_OFST 0
26969 #define MC_CMD_GET_BOARD_ATTR_OUT_HAS_AUX_POWER_LBN 2
26970 #define MC_CMD_GET_BOARD_ATTR_OUT_HAS_AUX_POWER_WIDTH 1
26971 #define MC_CMD_GET_BOARD_ATTR_OUT_ATTRIBUTES_OFST 4
26972 #define MC_CMD_GET_BOARD_ATTR_OUT_ATTRIBUTES_LEN 4
26973 #define MC_CMD_GET_BOARD_ATTR_OUT_SOC_EE_OFST 4
26974 #define MC_CMD_GET_BOARD_ATTR_OUT_SOC_EE_LBN 0
26975 #define MC_CMD_GET_BOARD_ATTR_OUT_SOC_EE_WIDTH 1
26976 #define MC_CMD_GET_BOARD_ATTR_OUT_SUC_EE_OFST 4
26977 #define MC_CMD_GET_BOARD_ATTR_OUT_SUC_EE_LBN 1
26978 #define MC_CMD_GET_BOARD_ATTR_OUT_SUC_EE_WIDTH 1
26979 #define MC_CMD_GET_BOARD_ATTR_OUT_FPGA_VOLTAGES_SUPPORTED_OFST 4
26980 #define MC_CMD_GET_BOARD_ATTR_OUT_FPGA_VOLTAGES_SUPPORTED_LBN 16
26981 #define MC_CMD_GET_BOARD_ATTR_OUT_FPGA_VOLTAGES_SUPPORTED_WIDTH 8
26982 /* enum: The FPGA voltage on the adapter can be set to low */
26983 #define MC_CMD_FPGA_VOLTAGE_LOW 0x0
26984 /* enum: The FPGA voltage on the adapter can be set to regular */
26985 #define MC_CMD_FPGA_VOLTAGE_REG 0x1
26986 /* enum: The FPGA voltage on the adapter can be set to high */
26987 #define MC_CMD_FPGA_VOLTAGE_HIGH 0x2
26988 #define MC_CMD_GET_BOARD_ATTR_OUT_CAGE_COUNT_OFST 4
26989 #define MC_CMD_GET_BOARD_ATTR_OUT_CAGE_COUNT_LBN 24
26990 #define MC_CMD_GET_BOARD_ATTR_OUT_CAGE_COUNT_WIDTH 8
26991 /* An array of cage types on the board */
26992 #define MC_CMD_GET_BOARD_ATTR_OUT_CAGE_TYPE_OFST 8
26993 #define MC_CMD_GET_BOARD_ATTR_OUT_CAGE_TYPE_LEN 1
26994 #define MC_CMD_GET_BOARD_ATTR_OUT_CAGE_TYPE_NUM 8
26995 /* enum: The cages are not known */
26996 #define MC_CMD_GET_BOARD_ATTR_OUT_CAGE_TYPE_UNKNOWN 0x0
26997 /* enum: The cages are SFP/SFP+ */
26998 #define MC_CMD_GET_BOARD_ATTR_OUT_CAGE_TYPE_SFP 0x1
26999 /* enum: The cages are QSFP/QSFP+ */
27000 #define MC_CMD_GET_BOARD_ATTR_OUT_CAGE_TYPE_QSFP 0x2
27001
27002
27003 /***********************************/
27004 /* MC_CMD_GET_SOC_STATE
27005  * Retrieve current state of the System-on-Chip. This command is valid when
27006  * MC_CMD_GET_BOARD_ATTR:HAS_SOC is set.
27007  */
27008 #define MC_CMD_GET_SOC_STATE 0x1c7
27009 #define MC_CMD_GET_SOC_STATE_MSGSET 0x1c7
27010 #undef  MC_CMD_0x1c7_PRIVILEGE_CTG
27011
27012 #define MC_CMD_0x1c7_PRIVILEGE_CTG SRIOV_CTG_GENERAL
27013
27014 /* MC_CMD_GET_SOC_STATE_IN msgrequest */
27015 #define MC_CMD_GET_SOC_STATE_IN_LEN 0
27016
27017 /* MC_CMD_GET_SOC_STATE_OUT msgresponse */
27018 #define MC_CMD_GET_SOC_STATE_OUT_LEN 12
27019 /* Status flags for the SoC */
27020 #define MC_CMD_GET_SOC_STATE_OUT_FLAGS_OFST 0
27021 #define MC_CMD_GET_SOC_STATE_OUT_FLAGS_LEN 4
27022 #define MC_CMD_GET_SOC_STATE_OUT_SHOULD_THROTTLE_OFST 0
27023 #define MC_CMD_GET_SOC_STATE_OUT_SHOULD_THROTTLE_LBN 0
27024 #define MC_CMD_GET_SOC_STATE_OUT_SHOULD_THROTTLE_WIDTH 1
27025 #define MC_CMD_GET_SOC_STATE_OUT_OS_RECOVERY_REQUIRED_OFST 0
27026 #define MC_CMD_GET_SOC_STATE_OUT_OS_RECOVERY_REQUIRED_LBN 1
27027 #define MC_CMD_GET_SOC_STATE_OUT_OS_RECOVERY_REQUIRED_WIDTH 1
27028 #define MC_CMD_GET_SOC_STATE_OUT_WDT_FIRED_OFST 0
27029 #define MC_CMD_GET_SOC_STATE_OUT_WDT_FIRED_LBN 2
27030 #define MC_CMD_GET_SOC_STATE_OUT_WDT_FIRED_WIDTH 1
27031 /* Status fields for the SoC */
27032 #define MC_CMD_GET_SOC_STATE_OUT_ATTRIBUTES_OFST 4
27033 #define MC_CMD_GET_SOC_STATE_OUT_ATTRIBUTES_LEN 4
27034 #define MC_CMD_GET_SOC_STATE_OUT_RUN_STATE_OFST 4
27035 #define MC_CMD_GET_SOC_STATE_OUT_RUN_STATE_LBN 0
27036 #define MC_CMD_GET_SOC_STATE_OUT_RUN_STATE_WIDTH 8
27037 /* enum: Power on (set by SUC on power up) */
27038 #define MC_CMD_GET_SOC_STATE_OUT_SOC_BOOT 0x0
27039 /* enum: Running bootloader */
27040 #define MC_CMD_GET_SOC_STATE_OUT_SOC_BOOTLOADER 0x1
27041 /* enum: Bootloader has started OS. OS is booting */
27042 #define MC_CMD_GET_SOC_STATE_OUT_SOC_OS_START 0x2
27043 /* enum: OS is running */
27044 #define MC_CMD_GET_SOC_STATE_OUT_SOC_OS_RUNNING 0x3
27045 /* enum: Maintenance OS is running */
27046 #define MC_CMD_GET_SOC_STATE_OUT_SOC_OS_MAINTENANCE 0x4
27047 /* Number of SoC resets since power on */
27048 #define MC_CMD_GET_SOC_STATE_OUT_RESET_COUNT_OFST 8
27049 #define MC_CMD_GET_SOC_STATE_OUT_RESET_COUNT_LEN 4
27050
27051
27052 /***********************************/
27053 /* MC_CMD_CHECK_SCHEDULER_CREDITS
27054  * For debugging purposes. For each source and destination node in the hardware
27055  * schedulers, check whether the number of credits is as it should be. This
27056  * should only be used when the NIC is idle, because collection is not atomic
27057  * and because the expected credit counts are only meaningful when no traffic
27058  * is flowing.
27059  */
27060 #define MC_CMD_CHECK_SCHEDULER_CREDITS 0x1c8
27061 #define MC_CMD_CHECK_SCHEDULER_CREDITS_MSGSET 0x1c8
27062 #undef  MC_CMD_0x1c8_PRIVILEGE_CTG
27063
27064 #define MC_CMD_0x1c8_PRIVILEGE_CTG SRIOV_CTG_ADMIN
27065
27066 /* MC_CMD_CHECK_SCHEDULER_CREDITS_IN msgrequest */
27067 #define MC_CMD_CHECK_SCHEDULER_CREDITS_IN_LEN 8
27068 /* Flags for the request */
27069 #define MC_CMD_CHECK_SCHEDULER_CREDITS_IN_FLAGS_OFST 0
27070 #define MC_CMD_CHECK_SCHEDULER_CREDITS_IN_FLAGS_LEN 4
27071 #define MC_CMD_CHECK_SCHEDULER_CREDITS_IN_REPORT_ALL_OFST 0
27072 #define MC_CMD_CHECK_SCHEDULER_CREDITS_IN_REPORT_ALL_LBN 0
27073 #define MC_CMD_CHECK_SCHEDULER_CREDITS_IN_REPORT_ALL_WIDTH 1
27074 /* If there are too many results to fit into an MCDI response, they're split
27075  * into pages. This field specifies which (0-indexed) page to request. A
27076  * request with PAGE=0 will snapshot the results, and subsequent requests with
27077  * PAGE>0 will return data from the most recent snapshot. The GENERATION field
27078  * in the response allows callers to verify that all responses correspond to
27079  * the same snapshot.
27080  */
27081 #define MC_CMD_CHECK_SCHEDULER_CREDITS_IN_PAGE_OFST 4
27082 #define MC_CMD_CHECK_SCHEDULER_CREDITS_IN_PAGE_LEN 4
27083
27084 /* MC_CMD_CHECK_SCHEDULER_CREDITS_OUT msgresponse */
27085 #define MC_CMD_CHECK_SCHEDULER_CREDITS_OUT_LENMIN 16
27086 #define MC_CMD_CHECK_SCHEDULER_CREDITS_OUT_LENMAX 240
27087 #define MC_CMD_CHECK_SCHEDULER_CREDITS_OUT_LENMAX_MCDI2 1008
27088 #define MC_CMD_CHECK_SCHEDULER_CREDITS_OUT_LEN(num) (16+16*(num))
27089 #define MC_CMD_CHECK_SCHEDULER_CREDITS_OUT_RESULTS_NUM(len) (((len)-16)/16)
27090 /* The total number of results (across all pages). */
27091 #define MC_CMD_CHECK_SCHEDULER_CREDITS_OUT_TOTAL_RESULTS_OFST 0
27092 #define MC_CMD_CHECK_SCHEDULER_CREDITS_OUT_TOTAL_RESULTS_LEN 4
27093 /* The number of pages that the response is split across. */
27094 #define MC_CMD_CHECK_SCHEDULER_CREDITS_OUT_NUM_PAGES_OFST 4
27095 #define MC_CMD_CHECK_SCHEDULER_CREDITS_OUT_NUM_PAGES_LEN 4
27096 /* The number of results in this response. */
27097 #define MC_CMD_CHECK_SCHEDULER_CREDITS_OUT_RESULTS_THIS_PAGE_OFST 8
27098 #define MC_CMD_CHECK_SCHEDULER_CREDITS_OUT_RESULTS_THIS_PAGE_LEN 4
27099 /* Result generation count. Incremented any time a request is made with PAGE=0.
27100  */
27101 #define MC_CMD_CHECK_SCHEDULER_CREDITS_OUT_GENERATION_OFST 12
27102 #define MC_CMD_CHECK_SCHEDULER_CREDITS_OUT_GENERATION_LEN 4
27103 /* The results, as an array of SCHED_CREDIT_CHECK_RESULT structures. */
27104 #define MC_CMD_CHECK_SCHEDULER_CREDITS_OUT_RESULTS_OFST 16
27105 #define MC_CMD_CHECK_SCHEDULER_CREDITS_OUT_RESULTS_LEN 16
27106 #define MC_CMD_CHECK_SCHEDULER_CREDITS_OUT_RESULTS_MINNUM 0
27107 #define MC_CMD_CHECK_SCHEDULER_CREDITS_OUT_RESULTS_MAXNUM 14
27108 #define MC_CMD_CHECK_SCHEDULER_CREDITS_OUT_RESULTS_MAXNUM_MCDI2 62
27109
27110 /* FUNCTION_PERSONALITY structuredef: The meanings of the personalities are
27111  * defined in SF-120734-TC with more information in SF-122717-TC.
27112  */
27113 #define FUNCTION_PERSONALITY_LEN 4
27114 #define FUNCTION_PERSONALITY_ID_OFST 0
27115 #define FUNCTION_PERSONALITY_ID_LEN 4
27116 /* enum: Function has no assigned personality */
27117 #define FUNCTION_PERSONALITY_NULL 0x0
27118 /* enum: Function has an EF100-style function control window and VI windows
27119  * with both EF100 and vDPA doorbells.
27120  */
27121 #define FUNCTION_PERSONALITY_EF100 0x1
27122 /* enum: Function has virtio net device configuration registers and doorbells
27123  * for virtio queue pairs.
27124  */
27125 #define FUNCTION_PERSONALITY_VIRTIO_NET 0x2
27126 /* enum: Function has virtio block device configuration registers and a
27127  * doorbell for a single virtqueue.
27128  */
27129 #define FUNCTION_PERSONALITY_VIRTIO_BLK 0x3
27130 /* enum: Function is a Xilinx acceleration device - management function */
27131 #define FUNCTION_PERSONALITY_ACCEL_MGMT 0x4
27132 /* enum: Function is a Xilinx acceleration device - user function */
27133 #define FUNCTION_PERSONALITY_ACCEL_USR 0x5
27134 #define FUNCTION_PERSONALITY_ID_LBN 0
27135 #define FUNCTION_PERSONALITY_ID_WIDTH 32
27136
27137
27138 /***********************************/
27139 /* MC_CMD_VIRTIO_GET_FEATURES
27140  * Get a list of the virtio features supported by the device.
27141  */
27142 #define MC_CMD_VIRTIO_GET_FEATURES 0x168
27143 #define MC_CMD_VIRTIO_GET_FEATURES_MSGSET 0x168
27144 #undef  MC_CMD_0x168_PRIVILEGE_CTG
27145
27146 #define MC_CMD_0x168_PRIVILEGE_CTG SRIOV_CTG_GENERAL
27147
27148 /* MC_CMD_VIRTIO_GET_FEATURES_IN msgrequest */
27149 #define MC_CMD_VIRTIO_GET_FEATURES_IN_LEN 4
27150 /* Type of device to get features for. Matches the device id as defined by the
27151  * virtio spec.
27152  */
27153 #define MC_CMD_VIRTIO_GET_FEATURES_IN_DEVICE_ID_OFST 0
27154 #define MC_CMD_VIRTIO_GET_FEATURES_IN_DEVICE_ID_LEN 4
27155 /* enum: Reserved. Do not use. */
27156 #define MC_CMD_VIRTIO_GET_FEATURES_IN_RESERVED 0x0
27157 /* enum: Net device. */
27158 #define MC_CMD_VIRTIO_GET_FEATURES_IN_NET 0x1
27159 /* enum: Block device. */
27160 #define MC_CMD_VIRTIO_GET_FEATURES_IN_BLOCK 0x2
27161
27162 /* MC_CMD_VIRTIO_GET_FEATURES_OUT msgresponse */
27163 #define MC_CMD_VIRTIO_GET_FEATURES_OUT_LEN 8
27164 /* Features supported by the device. The result is a bitfield in the format of
27165  * the feature bits of the specified device type as defined in the virtIO 1.1
27166  * specification ( https://docs.oasis-
27167  * open.org/virtio/virtio/v1.1/csprd01/virtio-v1.1-csprd01.pdf )
27168  */
27169 #define MC_CMD_VIRTIO_GET_FEATURES_OUT_FEATURES_OFST 0
27170 #define MC_CMD_VIRTIO_GET_FEATURES_OUT_FEATURES_LEN 8
27171 #define MC_CMD_VIRTIO_GET_FEATURES_OUT_FEATURES_LO_OFST 0
27172 #define MC_CMD_VIRTIO_GET_FEATURES_OUT_FEATURES_LO_LEN 4
27173 #define MC_CMD_VIRTIO_GET_FEATURES_OUT_FEATURES_LO_LBN 0
27174 #define MC_CMD_VIRTIO_GET_FEATURES_OUT_FEATURES_LO_WIDTH 32
27175 #define MC_CMD_VIRTIO_GET_FEATURES_OUT_FEATURES_HI_OFST 4
27176 #define MC_CMD_VIRTIO_GET_FEATURES_OUT_FEATURES_HI_LEN 4
27177 #define MC_CMD_VIRTIO_GET_FEATURES_OUT_FEATURES_HI_LBN 32
27178 #define MC_CMD_VIRTIO_GET_FEATURES_OUT_FEATURES_HI_WIDTH 32
27179
27180
27181 /***********************************/
27182 /* MC_CMD_VIRTIO_TEST_FEATURES
27183  * Query whether a given set of features is supported. Fails with ENOSUP if the
27184  * driver requests a feature the device doesn't support. Fails with EINVAL if
27185  * the driver fails to request a feature which the device requires.
27186  */
27187 #define MC_CMD_VIRTIO_TEST_FEATURES 0x169
27188 #define MC_CMD_VIRTIO_TEST_FEATURES_MSGSET 0x169
27189 #undef  MC_CMD_0x169_PRIVILEGE_CTG
27190
27191 #define MC_CMD_0x169_PRIVILEGE_CTG SRIOV_CTG_GENERAL
27192
27193 /* MC_CMD_VIRTIO_TEST_FEATURES_IN msgrequest */
27194 #define MC_CMD_VIRTIO_TEST_FEATURES_IN_LEN 16
27195 /* Type of device to test features for. Matches the device id as defined by the
27196  * virtio spec.
27197  */
27198 #define MC_CMD_VIRTIO_TEST_FEATURES_IN_DEVICE_ID_OFST 0
27199 #define MC_CMD_VIRTIO_TEST_FEATURES_IN_DEVICE_ID_LEN 4
27200 /*            Enum values, see field(s): */
27201 /*               MC_CMD_VIRTIO_GET_FEATURES/MC_CMD_VIRTIO_GET_FEATURES_IN/DEVICE_ID */
27202 #define MC_CMD_VIRTIO_TEST_FEATURES_IN_RESERVED_OFST 4
27203 #define MC_CMD_VIRTIO_TEST_FEATURES_IN_RESERVED_LEN 4
27204 /* Features requested. Same format as the returned value from
27205  * MC_CMD_VIRTIO_GET_FEATURES.
27206  */
27207 #define MC_CMD_VIRTIO_TEST_FEATURES_IN_FEATURES_OFST 8
27208 #define MC_CMD_VIRTIO_TEST_FEATURES_IN_FEATURES_LEN 8
27209 #define MC_CMD_VIRTIO_TEST_FEATURES_IN_FEATURES_LO_OFST 8
27210 #define MC_CMD_VIRTIO_TEST_FEATURES_IN_FEATURES_LO_LEN 4
27211 #define MC_CMD_VIRTIO_TEST_FEATURES_IN_FEATURES_LO_LBN 64
27212 #define MC_CMD_VIRTIO_TEST_FEATURES_IN_FEATURES_LO_WIDTH 32
27213 #define MC_CMD_VIRTIO_TEST_FEATURES_IN_FEATURES_HI_OFST 12
27214 #define MC_CMD_VIRTIO_TEST_FEATURES_IN_FEATURES_HI_LEN 4
27215 #define MC_CMD_VIRTIO_TEST_FEATURES_IN_FEATURES_HI_LBN 96
27216 #define MC_CMD_VIRTIO_TEST_FEATURES_IN_FEATURES_HI_WIDTH 32
27217
27218 /* MC_CMD_VIRTIO_TEST_FEATURES_OUT msgresponse */
27219 #define MC_CMD_VIRTIO_TEST_FEATURES_OUT_LEN 0
27220
27221
27222 /***********************************/
27223 /* MC_CMD_VIRTIO_INIT_QUEUE
27224  * Create a virtio virtqueue. Fails with EALREADY if the queue already exists.
27225  * Fails with ENOSUP if a feature is requested that isn't supported. Fails with
27226  * EINVAL if a required feature isn't requested, or any other parameter is
27227  * invalid.
27228  */
27229 #define MC_CMD_VIRTIO_INIT_QUEUE 0x16a
27230 #define MC_CMD_VIRTIO_INIT_QUEUE_MSGSET 0x16a
27231 #undef  MC_CMD_0x16a_PRIVILEGE_CTG
27232
27233 #define MC_CMD_0x16a_PRIVILEGE_CTG SRIOV_CTG_GENERAL
27234
27235 /* MC_CMD_VIRTIO_INIT_QUEUE_REQ msgrequest */
27236 #define MC_CMD_VIRTIO_INIT_QUEUE_REQ_LEN 68
27237 /* Type of virtqueue to create. A network rxq and a txq can exist at the same
27238  * time on a single VI.
27239  */
27240 #define MC_CMD_VIRTIO_INIT_QUEUE_REQ_QUEUE_TYPE_OFST 0
27241 #define MC_CMD_VIRTIO_INIT_QUEUE_REQ_QUEUE_TYPE_LEN 1
27242 /* enum: A network device receive queue */
27243 #define MC_CMD_VIRTIO_INIT_QUEUE_REQ_NET_RXQ 0x0
27244 /* enum: A network device transmit queue */
27245 #define MC_CMD_VIRTIO_INIT_QUEUE_REQ_NET_TXQ 0x1
27246 /* enum: A block device request queue */
27247 #define MC_CMD_VIRTIO_INIT_QUEUE_REQ_BLOCK 0x2
27248 #define MC_CMD_VIRTIO_INIT_QUEUE_REQ_RESERVED_OFST 1
27249 #define MC_CMD_VIRTIO_INIT_QUEUE_REQ_RESERVED_LEN 1
27250 /* If the calling function is a PF and this field is not VF_NULL, create the
27251  * queue on the specified child VF instead of on the PF.
27252  */
27253 #define MC_CMD_VIRTIO_INIT_QUEUE_REQ_TARGET_VF_OFST 2
27254 #define MC_CMD_VIRTIO_INIT_QUEUE_REQ_TARGET_VF_LEN 2
27255 /* enum: No VF, create queue on the PF. */
27256 #define MC_CMD_VIRTIO_INIT_QUEUE_REQ_VF_NULL 0xffff
27257 /* Desired instance. This is the function-local index of the associated VI, not
27258  * the virtqueue number as counted by the virtqueue spec.
27259  */
27260 #define MC_CMD_VIRTIO_INIT_QUEUE_REQ_INSTANCE_OFST 4
27261 #define MC_CMD_VIRTIO_INIT_QUEUE_REQ_INSTANCE_LEN 4
27262 /* Queue size, in entries. Must be a power of two. */
27263 #define MC_CMD_VIRTIO_INIT_QUEUE_REQ_SIZE_OFST 8
27264 #define MC_CMD_VIRTIO_INIT_QUEUE_REQ_SIZE_LEN 4
27265 /* Flags */
27266 #define MC_CMD_VIRTIO_INIT_QUEUE_REQ_FLAGS_OFST 12
27267 #define MC_CMD_VIRTIO_INIT_QUEUE_REQ_FLAGS_LEN 4
27268 #define MC_CMD_VIRTIO_INIT_QUEUE_REQ_USE_PASID_OFST 12
27269 #define MC_CMD_VIRTIO_INIT_QUEUE_REQ_USE_PASID_LBN 0
27270 #define MC_CMD_VIRTIO_INIT_QUEUE_REQ_USE_PASID_WIDTH 1
27271 /* Address of the descriptor table in the virtqueue. */
27272 #define MC_CMD_VIRTIO_INIT_QUEUE_REQ_DESC_TBL_ADDR_OFST 16
27273 #define MC_CMD_VIRTIO_INIT_QUEUE_REQ_DESC_TBL_ADDR_LEN 8
27274 #define MC_CMD_VIRTIO_INIT_QUEUE_REQ_DESC_TBL_ADDR_LO_OFST 16
27275 #define MC_CMD_VIRTIO_INIT_QUEUE_REQ_DESC_TBL_ADDR_LO_LEN 4
27276 #define MC_CMD_VIRTIO_INIT_QUEUE_REQ_DESC_TBL_ADDR_LO_LBN 128
27277 #define MC_CMD_VIRTIO_INIT_QUEUE_REQ_DESC_TBL_ADDR_LO_WIDTH 32
27278 #define MC_CMD_VIRTIO_INIT_QUEUE_REQ_DESC_TBL_ADDR_HI_OFST 20
27279 #define MC_CMD_VIRTIO_INIT_QUEUE_REQ_DESC_TBL_ADDR_HI_LEN 4
27280 #define MC_CMD_VIRTIO_INIT_QUEUE_REQ_DESC_TBL_ADDR_HI_LBN 160
27281 #define MC_CMD_VIRTIO_INIT_QUEUE_REQ_DESC_TBL_ADDR_HI_WIDTH 32
27282 /* Address of the available ring in the virtqueue. */
27283 #define MC_CMD_VIRTIO_INIT_QUEUE_REQ_AVAIL_RING_ADDR_OFST 24
27284 #define MC_CMD_VIRTIO_INIT_QUEUE_REQ_AVAIL_RING_ADDR_LEN 8
27285 #define MC_CMD_VIRTIO_INIT_QUEUE_REQ_AVAIL_RING_ADDR_LO_OFST 24
27286 #define MC_CMD_VIRTIO_INIT_QUEUE_REQ_AVAIL_RING_ADDR_LO_LEN 4
27287 #define MC_CMD_VIRTIO_INIT_QUEUE_REQ_AVAIL_RING_ADDR_LO_LBN 192
27288 #define MC_CMD_VIRTIO_INIT_QUEUE_REQ_AVAIL_RING_ADDR_LO_WIDTH 32
27289 #define MC_CMD_VIRTIO_INIT_QUEUE_REQ_AVAIL_RING_ADDR_HI_OFST 28
27290 #define MC_CMD_VIRTIO_INIT_QUEUE_REQ_AVAIL_RING_ADDR_HI_LEN 4
27291 #define MC_CMD_VIRTIO_INIT_QUEUE_REQ_AVAIL_RING_ADDR_HI_LBN 224
27292 #define MC_CMD_VIRTIO_INIT_QUEUE_REQ_AVAIL_RING_ADDR_HI_WIDTH 32
27293 /* Address of the used ring in the virtqueue. */
27294 #define MC_CMD_VIRTIO_INIT_QUEUE_REQ_USED_RING_ADDR_OFST 32
27295 #define MC_CMD_VIRTIO_INIT_QUEUE_REQ_USED_RING_ADDR_LEN 8
27296 #define MC_CMD_VIRTIO_INIT_QUEUE_REQ_USED_RING_ADDR_LO_OFST 32
27297 #define MC_CMD_VIRTIO_INIT_QUEUE_REQ_USED_RING_ADDR_LO_LEN 4
27298 #define MC_CMD_VIRTIO_INIT_QUEUE_REQ_USED_RING_ADDR_LO_LBN 256
27299 #define MC_CMD_VIRTIO_INIT_QUEUE_REQ_USED_RING_ADDR_LO_WIDTH 32
27300 #define MC_CMD_VIRTIO_INIT_QUEUE_REQ_USED_RING_ADDR_HI_OFST 36
27301 #define MC_CMD_VIRTIO_INIT_QUEUE_REQ_USED_RING_ADDR_HI_LEN 4
27302 #define MC_CMD_VIRTIO_INIT_QUEUE_REQ_USED_RING_ADDR_HI_LBN 288
27303 #define MC_CMD_VIRTIO_INIT_QUEUE_REQ_USED_RING_ADDR_HI_WIDTH 32
27304 /* PASID to use on PCIe transactions involving this queue. Ignored if the
27305  * USE_PASID flag is not set.
27306  */
27307 #define MC_CMD_VIRTIO_INIT_QUEUE_REQ_PASID_OFST 40
27308 #define MC_CMD_VIRTIO_INIT_QUEUE_REQ_PASID_LEN 4
27309 /* Which MSIX vector to use for this virtqueue, or NO_VECTOR if MSIX should not
27310  * be used.
27311  */
27312 #define MC_CMD_VIRTIO_INIT_QUEUE_REQ_MSIX_VECTOR_OFST 44
27313 #define MC_CMD_VIRTIO_INIT_QUEUE_REQ_MSIX_VECTOR_LEN 2
27314 /* enum: Do not enable interrupts for this virtqueue */
27315 #define MC_CMD_VIRTIO_INIT_QUEUE_REQ_NO_VECTOR 0xffff
27316 #define MC_CMD_VIRTIO_INIT_QUEUE_REQ_RESERVED2_OFST 46
27317 #define MC_CMD_VIRTIO_INIT_QUEUE_REQ_RESERVED2_LEN 2
27318 /* Virtio features to apply to this queue. Same format as the in the virtio
27319  * spec and in the return from MC_CMD_VIRTIO_GET_FEATURES. Must be a subset of
27320  * the features returned from MC_CMD_VIRTIO_GET_FEATURES. Features are per-
27321  * queue because with vDPA multiple queues on the same function can be passed
27322  * through to different virtual hosts as independent devices.
27323  */
27324 #define MC_CMD_VIRTIO_INIT_QUEUE_REQ_FEATURES_OFST 48
27325 #define MC_CMD_VIRTIO_INIT_QUEUE_REQ_FEATURES_LEN 8
27326 #define MC_CMD_VIRTIO_INIT_QUEUE_REQ_FEATURES_LO_OFST 48
27327 #define MC_CMD_VIRTIO_INIT_QUEUE_REQ_FEATURES_LO_LEN 4
27328 #define MC_CMD_VIRTIO_INIT_QUEUE_REQ_FEATURES_LO_LBN 384
27329 #define MC_CMD_VIRTIO_INIT_QUEUE_REQ_FEATURES_LO_WIDTH 32
27330 #define MC_CMD_VIRTIO_INIT_QUEUE_REQ_FEATURES_HI_OFST 52
27331 #define MC_CMD_VIRTIO_INIT_QUEUE_REQ_FEATURES_HI_LEN 4
27332 #define MC_CMD_VIRTIO_INIT_QUEUE_REQ_FEATURES_HI_LBN 416
27333 #define MC_CMD_VIRTIO_INIT_QUEUE_REQ_FEATURES_HI_WIDTH 32
27334 /*            Enum values, see field(s): */
27335 /*               MC_CMD_VIRTIO_GET_FEATURES/MC_CMD_VIRTIO_GET_FEATURES_OUT/FEATURES */
27336 /* The initial producer index for this queue's used ring. If this queue is
27337  * being created to be migrated into, this should be the FINAL_PIDX value
27338  * returned by MC_CMD_VIRTIO_FINI_QUEUE of the queue being migrated from.
27339  * Otherwise, it should be zero.
27340  */
27341 #define MC_CMD_VIRTIO_INIT_QUEUE_REQ_INITIAL_PIDX_OFST 56
27342 #define MC_CMD_VIRTIO_INIT_QUEUE_REQ_INITIAL_PIDX_LEN 4
27343 /* The initial consumer index for this queue's available ring. If this queue is
27344  * being created to be migrated into, this should be the FINAL_CIDX value
27345  * returned by MC_CMD_VIRTIO_FINI_QUEUE of the queue being migrated from.
27346  * Otherwise, it should be zero.
27347  */
27348 #define MC_CMD_VIRTIO_INIT_QUEUE_REQ_INITIAL_CIDX_OFST 60
27349 #define MC_CMD_VIRTIO_INIT_QUEUE_REQ_INITIAL_CIDX_LEN 4
27350 /* A MAE_MPORT_SELECTOR defining which mport this queue should be associated
27351  * with. Use MAE_MPORT_SELECTOR_ASSIGNED to request the default mport for the
27352  * function this queue is being created on.
27353  */
27354 #define MC_CMD_VIRTIO_INIT_QUEUE_REQ_MPORT_SELECTOR_OFST 64
27355 #define MC_CMD_VIRTIO_INIT_QUEUE_REQ_MPORT_SELECTOR_LEN 4
27356
27357 /* MC_CMD_VIRTIO_INIT_QUEUE_RESP msgresponse */
27358 #define MC_CMD_VIRTIO_INIT_QUEUE_RESP_LEN 0
27359
27360
27361 /***********************************/
27362 /* MC_CMD_VIRTIO_FINI_QUEUE
27363  * Destroy a virtio virtqueue
27364  */
27365 #define MC_CMD_VIRTIO_FINI_QUEUE 0x16b
27366 #define MC_CMD_VIRTIO_FINI_QUEUE_MSGSET 0x16b
27367 #undef  MC_CMD_0x16b_PRIVILEGE_CTG
27368
27369 #define MC_CMD_0x16b_PRIVILEGE_CTG SRIOV_CTG_GENERAL
27370
27371 /* MC_CMD_VIRTIO_FINI_QUEUE_REQ msgrequest */
27372 #define MC_CMD_VIRTIO_FINI_QUEUE_REQ_LEN 8
27373 /* Type of virtqueue to destroy. */
27374 #define MC_CMD_VIRTIO_FINI_QUEUE_REQ_QUEUE_TYPE_OFST 0
27375 #define MC_CMD_VIRTIO_FINI_QUEUE_REQ_QUEUE_TYPE_LEN 1
27376 /*            Enum values, see field(s): */
27377 /*               MC_CMD_VIRTIO_INIT_QUEUE/MC_CMD_VIRTIO_INIT_QUEUE_REQ/QUEUE_TYPE */
27378 #define MC_CMD_VIRTIO_FINI_QUEUE_REQ_RESERVED_OFST 1
27379 #define MC_CMD_VIRTIO_FINI_QUEUE_REQ_RESERVED_LEN 1
27380 /* If the calling function is a PF and this field is not VF_NULL, destroy the
27381  * queue on the specified child VF instead of on the PF.
27382  */
27383 #define MC_CMD_VIRTIO_FINI_QUEUE_REQ_TARGET_VF_OFST 2
27384 #define MC_CMD_VIRTIO_FINI_QUEUE_REQ_TARGET_VF_LEN 2
27385 /* enum: No VF, destroy the queue on the PF. */
27386 #define MC_CMD_VIRTIO_FINI_QUEUE_REQ_VF_NULL 0xffff
27387 /* Instance to destroy */
27388 #define MC_CMD_VIRTIO_FINI_QUEUE_REQ_INSTANCE_OFST 4
27389 #define MC_CMD_VIRTIO_FINI_QUEUE_REQ_INSTANCE_LEN 4
27390
27391 /* MC_CMD_VIRTIO_FINI_QUEUE_RESP msgresponse */
27392 #define MC_CMD_VIRTIO_FINI_QUEUE_RESP_LEN 8
27393 /* The producer index of the used ring when the queue was stopped. */
27394 #define MC_CMD_VIRTIO_FINI_QUEUE_RESP_FINAL_PIDX_OFST 0
27395 #define MC_CMD_VIRTIO_FINI_QUEUE_RESP_FINAL_PIDX_LEN 4
27396 /* The consumer index of the available ring when the queue was stopped. */
27397 #define MC_CMD_VIRTIO_FINI_QUEUE_RESP_FINAL_CIDX_OFST 4
27398 #define MC_CMD_VIRTIO_FINI_QUEUE_RESP_FINAL_CIDX_LEN 4
27399
27400
27401 /***********************************/
27402 /* MC_CMD_VIRTIO_GET_DOORBELL_OFFSET
27403  * Get the offset in the BAR of the doorbells for a VI. Doesn't require the
27404  * queue(s) to be allocated.
27405  */
27406 #define MC_CMD_VIRTIO_GET_DOORBELL_OFFSET 0x16c
27407 #define MC_CMD_VIRTIO_GET_DOORBELL_OFFSET_MSGSET 0x16c
27408 #undef  MC_CMD_0x16c_PRIVILEGE_CTG
27409
27410 #define MC_CMD_0x16c_PRIVILEGE_CTG SRIOV_CTG_GENERAL
27411
27412 /* MC_CMD_VIRTIO_GET_DOORBELL_OFFSET_REQ msgrequest */
27413 #define MC_CMD_VIRTIO_GET_DOORBELL_OFFSET_REQ_LEN 8
27414 /* Type of device to get information for. Matches the device id as defined by
27415  * the virtio spec.
27416  */
27417 #define MC_CMD_VIRTIO_GET_DOORBELL_OFFSET_REQ_DEVICE_ID_OFST 0
27418 #define MC_CMD_VIRTIO_GET_DOORBELL_OFFSET_REQ_DEVICE_ID_LEN 1
27419 /*            Enum values, see field(s): */
27420 /*               MC_CMD_VIRTIO_GET_FEATURES/MC_CMD_VIRTIO_GET_FEATURES_IN/DEVICE_ID */
27421 #define MC_CMD_VIRTIO_GET_DOORBELL_OFFSET_REQ_RESERVED_OFST 1
27422 #define MC_CMD_VIRTIO_GET_DOORBELL_OFFSET_REQ_RESERVED_LEN 1
27423 /* If the calling function is a PF and this field is not VF_NULL, query the VI
27424  * on the specified child VF instead of on the PF.
27425  */
27426 #define MC_CMD_VIRTIO_GET_DOORBELL_OFFSET_REQ_TARGET_VF_OFST 2
27427 #define MC_CMD_VIRTIO_GET_DOORBELL_OFFSET_REQ_TARGET_VF_LEN 2
27428 /* enum: No VF, query the PF. */
27429 #define MC_CMD_VIRTIO_GET_DOORBELL_OFFSET_REQ_VF_NULL 0xffff
27430 /* VI instance to query */
27431 #define MC_CMD_VIRTIO_GET_DOORBELL_OFFSET_REQ_INSTANCE_OFST 4
27432 #define MC_CMD_VIRTIO_GET_DOORBELL_OFFSET_REQ_INSTANCE_LEN 4
27433
27434 /* MC_CMD_VIRTIO_GET_NET_DOORBELL_OFFSET_RESP msgresponse */
27435 #define MC_CMD_VIRTIO_GET_NET_DOORBELL_OFFSET_RESP_LEN 8
27436 /* Offset of RX doorbell in BAR */
27437 #define MC_CMD_VIRTIO_GET_NET_DOORBELL_OFFSET_RESP_RX_DBL_OFFSET_OFST 0
27438 #define MC_CMD_VIRTIO_GET_NET_DOORBELL_OFFSET_RESP_RX_DBL_OFFSET_LEN 4
27439 /* Offset of TX doorbell in BAR */
27440 #define MC_CMD_VIRTIO_GET_NET_DOORBELL_OFFSET_RESP_TX_DBL_OFFSET_OFST 4
27441 #define MC_CMD_VIRTIO_GET_NET_DOORBELL_OFFSET_RESP_TX_DBL_OFFSET_LEN 4
27442
27443 /* MC_CMD_VIRTIO_GET_BLOCK_DOORBELL_OFFSET_RESP msgresponse */
27444 #define MC_CMD_VIRTIO_GET_BLOCK_DOORBELL_OFFSET_RESP_LEN 4
27445 /* Offset of request doorbell in BAR */
27446 #define MC_CMD_VIRTIO_GET_BLOCK_DOORBELL_OFFSET_RESP_DBL_OFFSET_OFST 0
27447 #define MC_CMD_VIRTIO_GET_BLOCK_DOORBELL_OFFSET_RESP_DBL_OFFSET_LEN 4
27448
27449 /* PCIE_FUNCTION structuredef: Structure representing a PCIe function ID
27450  * (interface/PF/VF tuple)
27451  */
27452 #define PCIE_FUNCTION_LEN 8
27453 /* PCIe PF function number */
27454 #define PCIE_FUNCTION_PF_OFST 0
27455 #define PCIE_FUNCTION_PF_LEN 2
27456 /* enum: Wildcard value representing any available function (e.g in resource
27457  * allocation requests)
27458  */
27459 #define PCIE_FUNCTION_PF_ANY 0xfffe
27460 /* enum: Value representing invalid (null) function */
27461 #define PCIE_FUNCTION_PF_NULL 0xffff
27462 #define PCIE_FUNCTION_PF_LBN 0
27463 #define PCIE_FUNCTION_PF_WIDTH 16
27464 /* PCIe VF Function number (PF relative) */
27465 #define PCIE_FUNCTION_VF_OFST 2
27466 #define PCIE_FUNCTION_VF_LEN 2
27467 /* enum: Wildcard value representing any available function (e.g in resource
27468  * allocation requests)
27469  */
27470 #define PCIE_FUNCTION_VF_ANY 0xfffe
27471 /* enum: Function is a PF (when PF != PF_NULL) or invalid function (when PF ==
27472  * PF_NULL)
27473  */
27474 #define PCIE_FUNCTION_VF_NULL 0xffff
27475 #define PCIE_FUNCTION_VF_LBN 16
27476 #define PCIE_FUNCTION_VF_WIDTH 16
27477 /* PCIe interface of the function. Values should be taken from the
27478  * PCIE_INTERFACE enum
27479  */
27480 #define PCIE_FUNCTION_INTF_OFST 4
27481 #define PCIE_FUNCTION_INTF_LEN 4
27482 /* enum: Host PCIe interface. (Alias for HOST_PRIMARY, provided for backwards
27483  * compatibility)
27484  */
27485 #define PCIE_FUNCTION_INTF_HOST 0x0
27486 /* enum: Application Processor interface (alias for NIC_EMBEDDED, provided for
27487  * backwards compatibility)
27488  */
27489 #define PCIE_FUNCTION_INTF_AP 0x1
27490 #define PCIE_FUNCTION_INTF_LBN 32
27491 #define PCIE_FUNCTION_INTF_WIDTH 32
27492
27493
27494 /***********************************/
27495 /* MC_CMD_DESC_PROXY_FUNC_CREATE
27496  * Descriptor proxy functions are abstract devices that forward all request
27497  * submitted to the host PCIe function (descriptors submitted to Virtio or
27498  * EF100 queues) to be handled on another function (most commonly on the
27499  * embedded Application Processor), via EF100 descriptor proxy, memory-to-
27500  * memory and descriptor-to-completion mechanisms. Primary user is Virtio-blk
27501  * subsystem, see SF-122927-TC. This function allocates a new descriptor proxy
27502  * function on the host and assigns a user-defined label. The actual function
27503  * configuration is not persisted until the caller configures it with
27504  * MC_CMD_DESC_PROXY_FUNC_CONFIG_SET_IN and commits with
27505  * MC_CMD_DESC_PROXY_FUNC_COMMIT_IN.
27506  */
27507 #define MC_CMD_DESC_PROXY_FUNC_CREATE 0x172
27508 #define MC_CMD_DESC_PROXY_FUNC_CREATE_MSGSET 0x172
27509 #undef  MC_CMD_0x172_PRIVILEGE_CTG
27510
27511 #define MC_CMD_0x172_PRIVILEGE_CTG SRIOV_CTG_ADMIN
27512
27513 /* MC_CMD_DESC_PROXY_FUNC_CREATE_IN msgrequest */
27514 #define MC_CMD_DESC_PROXY_FUNC_CREATE_IN_LEN 52
27515 /* PCIe Function ID to allocate (as struct PCIE_FUNCTION). Set to
27516  * {PF_ANY,VF_ANY,interface} for "any available function" Set to
27517  * {PF_ANY,VF_NULL,interface} for "any available PF"
27518  */
27519 #define MC_CMD_DESC_PROXY_FUNC_CREATE_IN_FUNC_OFST 0
27520 #define MC_CMD_DESC_PROXY_FUNC_CREATE_IN_FUNC_LEN 8
27521 #define MC_CMD_DESC_PROXY_FUNC_CREATE_IN_FUNC_LO_OFST 0
27522 #define MC_CMD_DESC_PROXY_FUNC_CREATE_IN_FUNC_LO_LEN 4
27523 #define MC_CMD_DESC_PROXY_FUNC_CREATE_IN_FUNC_LO_LBN 0
27524 #define MC_CMD_DESC_PROXY_FUNC_CREATE_IN_FUNC_LO_WIDTH 32
27525 #define MC_CMD_DESC_PROXY_FUNC_CREATE_IN_FUNC_HI_OFST 4
27526 #define MC_CMD_DESC_PROXY_FUNC_CREATE_IN_FUNC_HI_LEN 4
27527 #define MC_CMD_DESC_PROXY_FUNC_CREATE_IN_FUNC_HI_LBN 32
27528 #define MC_CMD_DESC_PROXY_FUNC_CREATE_IN_FUNC_HI_WIDTH 32
27529 #define MC_CMD_DESC_PROXY_FUNC_CREATE_IN_FUNC_PF_OFST 0
27530 #define MC_CMD_DESC_PROXY_FUNC_CREATE_IN_FUNC_PF_LEN 2
27531 #define MC_CMD_DESC_PROXY_FUNC_CREATE_IN_FUNC_VF_OFST 2
27532 #define MC_CMD_DESC_PROXY_FUNC_CREATE_IN_FUNC_VF_LEN 2
27533 #define MC_CMD_DESC_PROXY_FUNC_CREATE_IN_FUNC_INTF_OFST 4
27534 #define MC_CMD_DESC_PROXY_FUNC_CREATE_IN_FUNC_INTF_LEN 4
27535 /* The personality to set. The meanings of the personalities are defined in
27536  * SF-120734-TC with more information in SF-122717-TC. At present, we only
27537  * support proxying for VIRTIO_BLK
27538  */
27539 #define MC_CMD_DESC_PROXY_FUNC_CREATE_IN_PERSONALITY_OFST 8
27540 #define MC_CMD_DESC_PROXY_FUNC_CREATE_IN_PERSONALITY_LEN 4
27541 /*            Enum values, see field(s): */
27542 /*               FUNCTION_PERSONALITY/ID */
27543 /* User-defined label (zero-terminated ASCII string) to uniquely identify the
27544  * function
27545  */
27546 #define MC_CMD_DESC_PROXY_FUNC_CREATE_IN_LABEL_OFST 12
27547 #define MC_CMD_DESC_PROXY_FUNC_CREATE_IN_LABEL_LEN 40
27548
27549 /* MC_CMD_DESC_PROXY_FUNC_CREATE_OUT msgresponse */
27550 #define MC_CMD_DESC_PROXY_FUNC_CREATE_OUT_LEN 12
27551 /* Handle to the descriptor proxy function */
27552 #define MC_CMD_DESC_PROXY_FUNC_CREATE_OUT_HANDLE_OFST 0
27553 #define MC_CMD_DESC_PROXY_FUNC_CREATE_OUT_HANDLE_LEN 4
27554 /* Allocated function ID (as struct PCIE_FUNCTION) */
27555 #define MC_CMD_DESC_PROXY_FUNC_CREATE_OUT_FUNC_OFST 4
27556 #define MC_CMD_DESC_PROXY_FUNC_CREATE_OUT_FUNC_LEN 8
27557 #define MC_CMD_DESC_PROXY_FUNC_CREATE_OUT_FUNC_LO_OFST 4
27558 #define MC_CMD_DESC_PROXY_FUNC_CREATE_OUT_FUNC_LO_LEN 4
27559 #define MC_CMD_DESC_PROXY_FUNC_CREATE_OUT_FUNC_LO_LBN 32
27560 #define MC_CMD_DESC_PROXY_FUNC_CREATE_OUT_FUNC_LO_WIDTH 32
27561 #define MC_CMD_DESC_PROXY_FUNC_CREATE_OUT_FUNC_HI_OFST 8
27562 #define MC_CMD_DESC_PROXY_FUNC_CREATE_OUT_FUNC_HI_LEN 4
27563 #define MC_CMD_DESC_PROXY_FUNC_CREATE_OUT_FUNC_HI_LBN 64
27564 #define MC_CMD_DESC_PROXY_FUNC_CREATE_OUT_FUNC_HI_WIDTH 32
27565 #define MC_CMD_DESC_PROXY_FUNC_CREATE_OUT_FUNC_PF_OFST 4
27566 #define MC_CMD_DESC_PROXY_FUNC_CREATE_OUT_FUNC_PF_LEN 2
27567 #define MC_CMD_DESC_PROXY_FUNC_CREATE_OUT_FUNC_VF_OFST 6
27568 #define MC_CMD_DESC_PROXY_FUNC_CREATE_OUT_FUNC_VF_LEN 2
27569 #define MC_CMD_DESC_PROXY_FUNC_CREATE_OUT_FUNC_INTF_OFST 8
27570 #define MC_CMD_DESC_PROXY_FUNC_CREATE_OUT_FUNC_INTF_LEN 4
27571
27572
27573 /***********************************/
27574 /* MC_CMD_DESC_PROXY_FUNC_DESTROY
27575  * Remove an existing descriptor proxy function. Underlying function
27576  * personality and configuration reverts back to factory default. Function
27577  * configuration is committed immediately to specified store and any function
27578  * ownership is released.
27579  */
27580 #define MC_CMD_DESC_PROXY_FUNC_DESTROY 0x173
27581 #define MC_CMD_DESC_PROXY_FUNC_DESTROY_MSGSET 0x173
27582 #undef  MC_CMD_0x173_PRIVILEGE_CTG
27583
27584 #define MC_CMD_0x173_PRIVILEGE_CTG SRIOV_CTG_ADMIN
27585
27586 /* MC_CMD_DESC_PROXY_FUNC_DESTROY_IN msgrequest */
27587 #define MC_CMD_DESC_PROXY_FUNC_DESTROY_IN_LEN 44
27588 /* User-defined label (zero-terminated ASCII string) to uniquely identify the
27589  * function
27590  */
27591 #define MC_CMD_DESC_PROXY_FUNC_DESTROY_IN_LABEL_OFST 0
27592 #define MC_CMD_DESC_PROXY_FUNC_DESTROY_IN_LABEL_LEN 40
27593 /* Store from which to remove function configuration */
27594 #define MC_CMD_DESC_PROXY_FUNC_DESTROY_IN_STORE_OFST 40
27595 #define MC_CMD_DESC_PROXY_FUNC_DESTROY_IN_STORE_LEN 4
27596 /*            Enum values, see field(s): */
27597 /*               MC_CMD_DESC_PROXY_FUNC_COMMIT/MC_CMD_DESC_PROXY_FUNC_COMMIT_IN/STORE */
27598
27599 /* MC_CMD_DESC_PROXY_FUNC_DESTROY_OUT msgresponse */
27600 #define MC_CMD_DESC_PROXY_FUNC_DESTROY_OUT_LEN 0
27601
27602 /* VIRTIO_BLK_CONFIG structuredef: Virtio block device configuration. See
27603  * Virtio specification v1.1, Sections 5.2.3 and 6 for definition of feature
27604  * bits. See Virtio specification v1.1, Section 5.2.4 (struct
27605  * virtio_blk_config) for definition of remaining configuration fields
27606  */
27607 #define VIRTIO_BLK_CONFIG_LEN 68
27608 /* Virtio block device features to advertise, per Virtio 1.1, 5.2.3 and 6 */
27609 #define VIRTIO_BLK_CONFIG_FEATURES_OFST 0
27610 #define VIRTIO_BLK_CONFIG_FEATURES_LEN 8
27611 #define VIRTIO_BLK_CONFIG_FEATURES_LO_OFST 0
27612 #define VIRTIO_BLK_CONFIG_FEATURES_LO_LEN 4
27613 #define VIRTIO_BLK_CONFIG_FEATURES_LO_LBN 0
27614 #define VIRTIO_BLK_CONFIG_FEATURES_LO_WIDTH 32
27615 #define VIRTIO_BLK_CONFIG_FEATURES_HI_OFST 4
27616 #define VIRTIO_BLK_CONFIG_FEATURES_HI_LEN 4
27617 #define VIRTIO_BLK_CONFIG_FEATURES_HI_LBN 32
27618 #define VIRTIO_BLK_CONFIG_FEATURES_HI_WIDTH 32
27619 #define VIRTIO_BLK_CONFIG_VIRTIO_BLK_F_BARRIER_OFST 0
27620 #define VIRTIO_BLK_CONFIG_VIRTIO_BLK_F_BARRIER_LBN 0
27621 #define VIRTIO_BLK_CONFIG_VIRTIO_BLK_F_BARRIER_WIDTH 1
27622 #define VIRTIO_BLK_CONFIG_VIRTIO_BLK_F_SIZE_MAX_OFST 0
27623 #define VIRTIO_BLK_CONFIG_VIRTIO_BLK_F_SIZE_MAX_LBN 1
27624 #define VIRTIO_BLK_CONFIG_VIRTIO_BLK_F_SIZE_MAX_WIDTH 1
27625 #define VIRTIO_BLK_CONFIG_VIRTIO_BLK_F_SEG_MAX_OFST 0
27626 #define VIRTIO_BLK_CONFIG_VIRTIO_BLK_F_SEG_MAX_LBN 2
27627 #define VIRTIO_BLK_CONFIG_VIRTIO_BLK_F_SEG_MAX_WIDTH 1
27628 #define VIRTIO_BLK_CONFIG_VIRTIO_BLK_F_GEOMETRY_OFST 0
27629 #define VIRTIO_BLK_CONFIG_VIRTIO_BLK_F_GEOMETRY_LBN 4
27630 #define VIRTIO_BLK_CONFIG_VIRTIO_BLK_F_GEOMETRY_WIDTH 1
27631 #define VIRTIO_BLK_CONFIG_VIRTIO_BLK_F_RO_OFST 0
27632 #define VIRTIO_BLK_CONFIG_VIRTIO_BLK_F_RO_LBN 5
27633 #define VIRTIO_BLK_CONFIG_VIRTIO_BLK_F_RO_WIDTH 1
27634 #define VIRTIO_BLK_CONFIG_VIRTIO_BLK_F_BLK_SIZE_OFST 0
27635 #define VIRTIO_BLK_CONFIG_VIRTIO_BLK_F_BLK_SIZE_LBN 6
27636 #define VIRTIO_BLK_CONFIG_VIRTIO_BLK_F_BLK_SIZE_WIDTH 1
27637 #define VIRTIO_BLK_CONFIG_VIRTIO_BLK_F_SCSI_OFST 0
27638 #define VIRTIO_BLK_CONFIG_VIRTIO_BLK_F_SCSI_LBN 7
27639 #define VIRTIO_BLK_CONFIG_VIRTIO_BLK_F_SCSI_WIDTH 1
27640 #define VIRTIO_BLK_CONFIG_VIRTIO_BLK_F_FLUSH_OFST 0
27641 #define VIRTIO_BLK_CONFIG_VIRTIO_BLK_F_FLUSH_LBN 9
27642 #define VIRTIO_BLK_CONFIG_VIRTIO_BLK_F_FLUSH_WIDTH 1
27643 #define VIRTIO_BLK_CONFIG_VIRTIO_BLK_F_TOPOLOGY_OFST 0
27644 #define VIRTIO_BLK_CONFIG_VIRTIO_BLK_F_TOPOLOGY_LBN 10
27645 #define VIRTIO_BLK_CONFIG_VIRTIO_BLK_F_TOPOLOGY_WIDTH 1
27646 #define VIRTIO_BLK_CONFIG_VIRTIO_BLK_F_CONFIG_WCE_OFST 0
27647 #define VIRTIO_BLK_CONFIG_VIRTIO_BLK_F_CONFIG_WCE_LBN 11
27648 #define VIRTIO_BLK_CONFIG_VIRTIO_BLK_F_CONFIG_WCE_WIDTH 1
27649 #define VIRTIO_BLK_CONFIG_VIRTIO_BLK_F_MQ_OFST 0
27650 #define VIRTIO_BLK_CONFIG_VIRTIO_BLK_F_MQ_LBN 12
27651 #define VIRTIO_BLK_CONFIG_VIRTIO_BLK_F_MQ_WIDTH 1
27652 #define VIRTIO_BLK_CONFIG_VIRTIO_BLK_F_DISCARD_OFST 0
27653 #define VIRTIO_BLK_CONFIG_VIRTIO_BLK_F_DISCARD_LBN 13
27654 #define VIRTIO_BLK_CONFIG_VIRTIO_BLK_F_DISCARD_WIDTH 1
27655 #define VIRTIO_BLK_CONFIG_VIRTIO_BLK_F_WRITE_ZEROES_OFST 0
27656 #define VIRTIO_BLK_CONFIG_VIRTIO_BLK_F_WRITE_ZEROES_LBN 14
27657 #define VIRTIO_BLK_CONFIG_VIRTIO_BLK_F_WRITE_ZEROES_WIDTH 1
27658 #define VIRTIO_BLK_CONFIG_VIRTIO_F_RING_INDIRECT_DESC_OFST 0
27659 #define VIRTIO_BLK_CONFIG_VIRTIO_F_RING_INDIRECT_DESC_LBN 28
27660 #define VIRTIO_BLK_CONFIG_VIRTIO_F_RING_INDIRECT_DESC_WIDTH 1
27661 #define VIRTIO_BLK_CONFIG_VIRTIO_F_RING_EVENT_IDX_OFST 0
27662 #define VIRTIO_BLK_CONFIG_VIRTIO_F_RING_EVENT_IDX_LBN 29
27663 #define VIRTIO_BLK_CONFIG_VIRTIO_F_RING_EVENT_IDX_WIDTH 1
27664 #define VIRTIO_BLK_CONFIG_VIRTIO_F_VERSION_1_OFST 0
27665 #define VIRTIO_BLK_CONFIG_VIRTIO_F_VERSION_1_LBN 32
27666 #define VIRTIO_BLK_CONFIG_VIRTIO_F_VERSION_1_WIDTH 1
27667 #define VIRTIO_BLK_CONFIG_VIRTIO_F_ACCESS_PLATFORM_OFST 0
27668 #define VIRTIO_BLK_CONFIG_VIRTIO_F_ACCESS_PLATFORM_LBN 33
27669 #define VIRTIO_BLK_CONFIG_VIRTIO_F_ACCESS_PLATFORM_WIDTH 1
27670 #define VIRTIO_BLK_CONFIG_VIRTIO_F_RING_PACKED_OFST 0
27671 #define VIRTIO_BLK_CONFIG_VIRTIO_F_RING_PACKED_LBN 34
27672 #define VIRTIO_BLK_CONFIG_VIRTIO_F_RING_PACKED_WIDTH 1
27673 #define VIRTIO_BLK_CONFIG_VIRTIO_F_IN_ORDER_OFST 0
27674 #define VIRTIO_BLK_CONFIG_VIRTIO_F_IN_ORDER_LBN 35
27675 #define VIRTIO_BLK_CONFIG_VIRTIO_F_IN_ORDER_WIDTH 1
27676 #define VIRTIO_BLK_CONFIG_VIRTIO_F_ORDER_PLATFORM_OFST 0
27677 #define VIRTIO_BLK_CONFIG_VIRTIO_F_ORDER_PLATFORM_LBN 36
27678 #define VIRTIO_BLK_CONFIG_VIRTIO_F_ORDER_PLATFORM_WIDTH 1
27679 #define VIRTIO_BLK_CONFIG_VIRTIO_F_SR_IOV_OFST 0
27680 #define VIRTIO_BLK_CONFIG_VIRTIO_F_SR_IOV_LBN 37
27681 #define VIRTIO_BLK_CONFIG_VIRTIO_F_SR_IOV_WIDTH 1
27682 #define VIRTIO_BLK_CONFIG_VIRTIO_F_NOTIFICATION_DATA_OFST 0
27683 #define VIRTIO_BLK_CONFIG_VIRTIO_F_NOTIFICATION_DATA_LBN 38
27684 #define VIRTIO_BLK_CONFIG_VIRTIO_F_NOTIFICATION_DATA_WIDTH 1
27685 #define VIRTIO_BLK_CONFIG_FEATURES_LBN 0
27686 #define VIRTIO_BLK_CONFIG_FEATURES_WIDTH 64
27687 /* The capacity of the device (expressed in 512-byte sectors) */
27688 #define VIRTIO_BLK_CONFIG_CAPACITY_OFST 8
27689 #define VIRTIO_BLK_CONFIG_CAPACITY_LEN 8
27690 #define VIRTIO_BLK_CONFIG_CAPACITY_LO_OFST 8
27691 #define VIRTIO_BLK_CONFIG_CAPACITY_LO_LEN 4
27692 #define VIRTIO_BLK_CONFIG_CAPACITY_LO_LBN 64
27693 #define VIRTIO_BLK_CONFIG_CAPACITY_LO_WIDTH 32
27694 #define VIRTIO_BLK_CONFIG_CAPACITY_HI_OFST 12
27695 #define VIRTIO_BLK_CONFIG_CAPACITY_HI_LEN 4
27696 #define VIRTIO_BLK_CONFIG_CAPACITY_HI_LBN 96
27697 #define VIRTIO_BLK_CONFIG_CAPACITY_HI_WIDTH 32
27698 #define VIRTIO_BLK_CONFIG_CAPACITY_LBN 64
27699 #define VIRTIO_BLK_CONFIG_CAPACITY_WIDTH 64
27700 /* Maximum size of any single segment. Only valid when VIRTIO_BLK_F_SIZE_MAX is
27701  * set.
27702  */
27703 #define VIRTIO_BLK_CONFIG_SIZE_MAX_OFST 16
27704 #define VIRTIO_BLK_CONFIG_SIZE_MAX_LEN 4
27705 #define VIRTIO_BLK_CONFIG_SIZE_MAX_LBN 128
27706 #define VIRTIO_BLK_CONFIG_SIZE_MAX_WIDTH 32
27707 /* Maximum number of segments in a request. Only valid when
27708  * VIRTIO_BLK_F_SEG_MAX is set.
27709  */
27710 #define VIRTIO_BLK_CONFIG_SEG_MAX_OFST 20
27711 #define VIRTIO_BLK_CONFIG_SEG_MAX_LEN 4
27712 #define VIRTIO_BLK_CONFIG_SEG_MAX_LBN 160
27713 #define VIRTIO_BLK_CONFIG_SEG_MAX_WIDTH 32
27714 /* Disk-style geometry - cylinders. Only valid when VIRTIO_BLK_F_GEOMETRY is
27715  * set.
27716  */
27717 #define VIRTIO_BLK_CONFIG_CYLINDERS_OFST 24
27718 #define VIRTIO_BLK_CONFIG_CYLINDERS_LEN 2
27719 #define VIRTIO_BLK_CONFIG_CYLINDERS_LBN 192
27720 #define VIRTIO_BLK_CONFIG_CYLINDERS_WIDTH 16
27721 /* Disk-style geometry - heads. Only valid when VIRTIO_BLK_F_GEOMETRY is set.
27722  */
27723 #define VIRTIO_BLK_CONFIG_HEADS_OFST 26
27724 #define VIRTIO_BLK_CONFIG_HEADS_LEN 1
27725 #define VIRTIO_BLK_CONFIG_HEADS_LBN 208
27726 #define VIRTIO_BLK_CONFIG_HEADS_WIDTH 8
27727 /* Disk-style geometry - sectors. Only valid when VIRTIO_BLK_F_GEOMETRY is set.
27728  */
27729 #define VIRTIO_BLK_CONFIG_SECTORS_OFST 27
27730 #define VIRTIO_BLK_CONFIG_SECTORS_LEN 1
27731 #define VIRTIO_BLK_CONFIG_SECTORS_LBN 216
27732 #define VIRTIO_BLK_CONFIG_SECTORS_WIDTH 8
27733 /* Block size of disk. Only valid when VIRTIO_BLK_F_BLK_SIZE is set. */
27734 #define VIRTIO_BLK_CONFIG_BLK_SIZE_OFST 28
27735 #define VIRTIO_BLK_CONFIG_BLK_SIZE_LEN 4
27736 #define VIRTIO_BLK_CONFIG_BLK_SIZE_LBN 224
27737 #define VIRTIO_BLK_CONFIG_BLK_SIZE_WIDTH 32
27738 /* Block topology - number of logical blocks per physical block (log2). Only
27739  * valid when VIRTIO_BLK_F_TOPOLOGY is set.
27740  */
27741 #define VIRTIO_BLK_CONFIG_PHYSICAL_BLOCK_EXP_OFST 32
27742 #define VIRTIO_BLK_CONFIG_PHYSICAL_BLOCK_EXP_LEN 1
27743 #define VIRTIO_BLK_CONFIG_PHYSICAL_BLOCK_EXP_LBN 256
27744 #define VIRTIO_BLK_CONFIG_PHYSICAL_BLOCK_EXP_WIDTH 8
27745 /* Block topology - offset of first aligned logical block. Only valid when
27746  * VIRTIO_BLK_F_TOPOLOGY is set.
27747  */
27748 #define VIRTIO_BLK_CONFIG_ALIGNMENT_OFFSET_OFST 33
27749 #define VIRTIO_BLK_CONFIG_ALIGNMENT_OFFSET_LEN 1
27750 #define VIRTIO_BLK_CONFIG_ALIGNMENT_OFFSET_LBN 264
27751 #define VIRTIO_BLK_CONFIG_ALIGNMENT_OFFSET_WIDTH 8
27752 /* Block topology - suggested minimum I/O size in blocks. Only valid when
27753  * VIRTIO_BLK_F_TOPOLOGY is set.
27754  */
27755 #define VIRTIO_BLK_CONFIG_MIN_IO_SIZE_OFST 34
27756 #define VIRTIO_BLK_CONFIG_MIN_IO_SIZE_LEN 2
27757 #define VIRTIO_BLK_CONFIG_MIN_IO_SIZE_LBN 272
27758 #define VIRTIO_BLK_CONFIG_MIN_IO_SIZE_WIDTH 16
27759 /* Block topology - optimal (suggested maximum) I/O size in blocks. Only valid
27760  * when VIRTIO_BLK_F_TOPOLOGY is set.
27761  */
27762 #define VIRTIO_BLK_CONFIG_OPT_IO_SIZE_OFST 36
27763 #define VIRTIO_BLK_CONFIG_OPT_IO_SIZE_LEN 4
27764 #define VIRTIO_BLK_CONFIG_OPT_IO_SIZE_LBN 288
27765 #define VIRTIO_BLK_CONFIG_OPT_IO_SIZE_WIDTH 32
27766 /* Unused, set to zero. Note that virtio_blk_config.writeback is volatile and
27767  * not carried in config data.
27768  */
27769 #define VIRTIO_BLK_CONFIG_UNUSED0_OFST 40
27770 #define VIRTIO_BLK_CONFIG_UNUSED0_LEN 2
27771 #define VIRTIO_BLK_CONFIG_UNUSED0_LBN 320
27772 #define VIRTIO_BLK_CONFIG_UNUSED0_WIDTH 16
27773 /* Number of queues. Only valid if the VIRTIO_BLK_F_MQ feature is negotiated.
27774  */
27775 #define VIRTIO_BLK_CONFIG_NUM_QUEUES_OFST 42
27776 #define VIRTIO_BLK_CONFIG_NUM_QUEUES_LEN 2
27777 #define VIRTIO_BLK_CONFIG_NUM_QUEUES_LBN 336
27778 #define VIRTIO_BLK_CONFIG_NUM_QUEUES_WIDTH 16
27779 /* Maximum discard sectors size, in 512-byte units. Only valid if
27780  * VIRTIO_BLK_F_DISCARD is set.
27781  */
27782 #define VIRTIO_BLK_CONFIG_MAX_DISCARD_SECTORS_OFST 44
27783 #define VIRTIO_BLK_CONFIG_MAX_DISCARD_SECTORS_LEN 4
27784 #define VIRTIO_BLK_CONFIG_MAX_DISCARD_SECTORS_LBN 352
27785 #define VIRTIO_BLK_CONFIG_MAX_DISCARD_SECTORS_WIDTH 32
27786 /* Maximum discard segment number. Only valid if VIRTIO_BLK_F_DISCARD is set.
27787  */
27788 #define VIRTIO_BLK_CONFIG_MAX_DISCARD_SEG_OFST 48
27789 #define VIRTIO_BLK_CONFIG_MAX_DISCARD_SEG_LEN 4
27790 #define VIRTIO_BLK_CONFIG_MAX_DISCARD_SEG_LBN 384
27791 #define VIRTIO_BLK_CONFIG_MAX_DISCARD_SEG_WIDTH 32
27792 /* Discard sector alignment, in 512-byte units. Only valid if
27793  * VIRTIO_BLK_F_DISCARD is set.
27794  */
27795 #define VIRTIO_BLK_CONFIG_DISCARD_SECTOR_ALIGNMENT_OFST 52
27796 #define VIRTIO_BLK_CONFIG_DISCARD_SECTOR_ALIGNMENT_LEN 4
27797 #define VIRTIO_BLK_CONFIG_DISCARD_SECTOR_ALIGNMENT_LBN 416
27798 #define VIRTIO_BLK_CONFIG_DISCARD_SECTOR_ALIGNMENT_WIDTH 32
27799 /* Maximum write zeroes sectors size, in 512-byte units. Only valid if
27800  * VIRTIO_BLK_F_WRITE_ZEROES is set.
27801  */
27802 #define VIRTIO_BLK_CONFIG_MAX_WRITE_ZEROES_SECTORS_OFST 56
27803 #define VIRTIO_BLK_CONFIG_MAX_WRITE_ZEROES_SECTORS_LEN 4
27804 #define VIRTIO_BLK_CONFIG_MAX_WRITE_ZEROES_SECTORS_LBN 448
27805 #define VIRTIO_BLK_CONFIG_MAX_WRITE_ZEROES_SECTORS_WIDTH 32
27806 /* Maximum write zeroes segment number. Only valid if VIRTIO_BLK_F_WRITE_ZEROES
27807  * is set.
27808  */
27809 #define VIRTIO_BLK_CONFIG_MAX_WRITE_ZEROES_SEG_OFST 60
27810 #define VIRTIO_BLK_CONFIG_MAX_WRITE_ZEROES_SEG_LEN 4
27811 #define VIRTIO_BLK_CONFIG_MAX_WRITE_ZEROES_SEG_LBN 480
27812 #define VIRTIO_BLK_CONFIG_MAX_WRITE_ZEROES_SEG_WIDTH 32
27813 /* Write zeroes request can result in deallocating one or more sectors. Only
27814  * valid if VIRTIO_BLK_F_WRITE_ZEROES is set.
27815  */
27816 #define VIRTIO_BLK_CONFIG_WRITE_ZEROES_MAY_UNMAP_OFST 64
27817 #define VIRTIO_BLK_CONFIG_WRITE_ZEROES_MAY_UNMAP_LEN 1
27818 #define VIRTIO_BLK_CONFIG_WRITE_ZEROES_MAY_UNMAP_LBN 512
27819 #define VIRTIO_BLK_CONFIG_WRITE_ZEROES_MAY_UNMAP_WIDTH 8
27820 /* Unused, set to zero. */
27821 #define VIRTIO_BLK_CONFIG_UNUSED1_OFST 65
27822 #define VIRTIO_BLK_CONFIG_UNUSED1_LEN 3
27823 #define VIRTIO_BLK_CONFIG_UNUSED1_LBN 520
27824 #define VIRTIO_BLK_CONFIG_UNUSED1_WIDTH 24
27825
27826
27827 /***********************************/
27828 /* MC_CMD_DESC_PROXY_FUNC_CONFIG_SET
27829  * Set configuration for an existing descriptor proxy function. Configuration
27830  * data must match function personality. The actual function configuration is
27831  * not persisted until the caller commits with MC_CMD_DESC_PROXY_FUNC_COMMIT_IN
27832  */
27833 #define MC_CMD_DESC_PROXY_FUNC_CONFIG_SET 0x174
27834 #define MC_CMD_DESC_PROXY_FUNC_CONFIG_SET_MSGSET 0x174
27835 #undef  MC_CMD_0x174_PRIVILEGE_CTG
27836
27837 #define MC_CMD_0x174_PRIVILEGE_CTG SRIOV_CTG_ADMIN
27838
27839 /* MC_CMD_DESC_PROXY_FUNC_CONFIG_SET_IN msgrequest */
27840 #define MC_CMD_DESC_PROXY_FUNC_CONFIG_SET_IN_LENMIN 20
27841 #define MC_CMD_DESC_PROXY_FUNC_CONFIG_SET_IN_LENMAX 252
27842 #define MC_CMD_DESC_PROXY_FUNC_CONFIG_SET_IN_LENMAX_MCDI2 1020
27843 #define MC_CMD_DESC_PROXY_FUNC_CONFIG_SET_IN_LEN(num) (20+1*(num))
27844 #define MC_CMD_DESC_PROXY_FUNC_CONFIG_SET_IN_CONFIG_NUM(len) (((len)-20)/1)
27845 /* Handle to descriptor proxy function (as returned by
27846  * MC_CMD_DESC_PROXY_FUNC_OPEN)
27847  */
27848 #define MC_CMD_DESC_PROXY_FUNC_CONFIG_SET_IN_HANDLE_OFST 0
27849 #define MC_CMD_DESC_PROXY_FUNC_CONFIG_SET_IN_HANDLE_LEN 4
27850 /* Reserved for future extension, set to zero. */
27851 #define MC_CMD_DESC_PROXY_FUNC_CONFIG_SET_IN_RESERVED_OFST 4
27852 #define MC_CMD_DESC_PROXY_FUNC_CONFIG_SET_IN_RESERVED_LEN 16
27853 /* Configuration data. Format of configuration data is determined implicitly
27854  * from function personality referred to by HANDLE. Currently, only supported
27855  * format is VIRTIO_BLK_CONFIG.
27856  */
27857 #define MC_CMD_DESC_PROXY_FUNC_CONFIG_SET_IN_CONFIG_OFST 20
27858 #define MC_CMD_DESC_PROXY_FUNC_CONFIG_SET_IN_CONFIG_LEN 1
27859 #define MC_CMD_DESC_PROXY_FUNC_CONFIG_SET_IN_CONFIG_MINNUM 0
27860 #define MC_CMD_DESC_PROXY_FUNC_CONFIG_SET_IN_CONFIG_MAXNUM 232
27861 #define MC_CMD_DESC_PROXY_FUNC_CONFIG_SET_IN_CONFIG_MAXNUM_MCDI2 1000
27862
27863 /* MC_CMD_DESC_PROXY_FUNC_CONFIG_SET_OUT msgresponse */
27864 #define MC_CMD_DESC_PROXY_FUNC_CONFIG_SET_OUT_LEN 0
27865
27866
27867 /***********************************/
27868 /* MC_CMD_DESC_PROXY_FUNC_COMMIT
27869  * Commit function configuration to non-volatile or volatile store. Once
27870  * configuration is applied to hardware (which may happen immediately or on
27871  * next function/device reset) a DESC_PROXY_FUNC_CONFIG_SET MCDI event will be
27872  * delivered to callers MCDI event queue.
27873  */
27874 #define MC_CMD_DESC_PROXY_FUNC_COMMIT 0x175
27875 #define MC_CMD_DESC_PROXY_FUNC_COMMIT_MSGSET 0x175
27876 #undef  MC_CMD_0x175_PRIVILEGE_CTG
27877
27878 #define MC_CMD_0x175_PRIVILEGE_CTG SRIOV_CTG_ADMIN
27879
27880 /* MC_CMD_DESC_PROXY_FUNC_COMMIT_IN msgrequest */
27881 #define MC_CMD_DESC_PROXY_FUNC_COMMIT_IN_LEN 8
27882 /* Handle to descriptor proxy function (as returned by
27883  * MC_CMD_DESC_PROXY_FUNC_OPEN)
27884  */
27885 #define MC_CMD_DESC_PROXY_FUNC_COMMIT_IN_HANDLE_OFST 0
27886 #define MC_CMD_DESC_PROXY_FUNC_COMMIT_IN_HANDLE_LEN 4
27887 #define MC_CMD_DESC_PROXY_FUNC_COMMIT_IN_STORE_OFST 4
27888 #define MC_CMD_DESC_PROXY_FUNC_COMMIT_IN_STORE_LEN 4
27889 /* enum: Store into non-volatile (dynamic) config */
27890 #define MC_CMD_DESC_PROXY_FUNC_COMMIT_IN_NON_VOLATILE 0x0
27891 /* enum: Store into volatile (ephemeral) config */
27892 #define MC_CMD_DESC_PROXY_FUNC_COMMIT_IN_VOLATILE 0x1
27893
27894 /* MC_CMD_DESC_PROXY_FUNC_COMMIT_OUT msgresponse */
27895 #define MC_CMD_DESC_PROXY_FUNC_COMMIT_OUT_LEN 4
27896 /* Generation count to be delivered in an event once configuration becomes live
27897  */
27898 #define MC_CMD_DESC_PROXY_FUNC_COMMIT_OUT_CONFIG_GENERATION_OFST 0
27899 #define MC_CMD_DESC_PROXY_FUNC_COMMIT_OUT_CONFIG_GENERATION_LEN 4
27900
27901
27902 /***********************************/
27903 /* MC_CMD_DESC_PROXY_FUNC_OPEN
27904  * Retrieve a handle for an existing descriptor proxy function. Returns an
27905  * integer handle, valid until function is deallocated, MC rebooted or power-
27906  * cycle. Returns ENODEV if no function with given label exists.
27907  */
27908 #define MC_CMD_DESC_PROXY_FUNC_OPEN 0x176
27909 #define MC_CMD_DESC_PROXY_FUNC_OPEN_MSGSET 0x176
27910 #undef  MC_CMD_0x176_PRIVILEGE_CTG
27911
27912 #define MC_CMD_0x176_PRIVILEGE_CTG SRIOV_CTG_ADMIN
27913
27914 /* MC_CMD_DESC_PROXY_FUNC_OPEN_IN msgrequest */
27915 #define MC_CMD_DESC_PROXY_FUNC_OPEN_IN_LEN 40
27916 /* User-defined label (zero-terminated ASCII string) to uniquely identify the
27917  * function
27918  */
27919 #define MC_CMD_DESC_PROXY_FUNC_OPEN_IN_LABEL_OFST 0
27920 #define MC_CMD_DESC_PROXY_FUNC_OPEN_IN_LABEL_LEN 40
27921
27922 /* MC_CMD_DESC_PROXY_FUNC_OPEN_OUT msgresponse */
27923 #define MC_CMD_DESC_PROXY_FUNC_OPEN_OUT_LENMIN 40
27924 #define MC_CMD_DESC_PROXY_FUNC_OPEN_OUT_LENMAX 252
27925 #define MC_CMD_DESC_PROXY_FUNC_OPEN_OUT_LENMAX_MCDI2 1020
27926 #define MC_CMD_DESC_PROXY_FUNC_OPEN_OUT_LEN(num) (40+1*(num))
27927 #define MC_CMD_DESC_PROXY_FUNC_OPEN_OUT_CONFIG_NUM(len) (((len)-40)/1)
27928 /* Handle to the descriptor proxy function */
27929 #define MC_CMD_DESC_PROXY_FUNC_OPEN_OUT_HANDLE_OFST 0
27930 #define MC_CMD_DESC_PROXY_FUNC_OPEN_OUT_HANDLE_LEN 4
27931 /* PCIe Function ID (as struct PCIE_FUNCTION) */
27932 #define MC_CMD_DESC_PROXY_FUNC_OPEN_OUT_FUNC_OFST 4
27933 #define MC_CMD_DESC_PROXY_FUNC_OPEN_OUT_FUNC_LEN 8
27934 #define MC_CMD_DESC_PROXY_FUNC_OPEN_OUT_FUNC_LO_OFST 4
27935 #define MC_CMD_DESC_PROXY_FUNC_OPEN_OUT_FUNC_LO_LEN 4
27936 #define MC_CMD_DESC_PROXY_FUNC_OPEN_OUT_FUNC_LO_LBN 32
27937 #define MC_CMD_DESC_PROXY_FUNC_OPEN_OUT_FUNC_LO_WIDTH 32
27938 #define MC_CMD_DESC_PROXY_FUNC_OPEN_OUT_FUNC_HI_OFST 8
27939 #define MC_CMD_DESC_PROXY_FUNC_OPEN_OUT_FUNC_HI_LEN 4
27940 #define MC_CMD_DESC_PROXY_FUNC_OPEN_OUT_FUNC_HI_LBN 64
27941 #define MC_CMD_DESC_PROXY_FUNC_OPEN_OUT_FUNC_HI_WIDTH 32
27942 #define MC_CMD_DESC_PROXY_FUNC_OPEN_OUT_FUNC_PF_OFST 4
27943 #define MC_CMD_DESC_PROXY_FUNC_OPEN_OUT_FUNC_PF_LEN 2
27944 #define MC_CMD_DESC_PROXY_FUNC_OPEN_OUT_FUNC_VF_OFST 6
27945 #define MC_CMD_DESC_PROXY_FUNC_OPEN_OUT_FUNC_VF_LEN 2
27946 #define MC_CMD_DESC_PROXY_FUNC_OPEN_OUT_FUNC_INTF_OFST 8
27947 #define MC_CMD_DESC_PROXY_FUNC_OPEN_OUT_FUNC_INTF_LEN 4
27948 /* Function personality */
27949 #define MC_CMD_DESC_PROXY_FUNC_OPEN_OUT_PERSONALITY_OFST 12
27950 #define MC_CMD_DESC_PROXY_FUNC_OPEN_OUT_PERSONALITY_LEN 4
27951 /*            Enum values, see field(s): */
27952 /*               FUNCTION_PERSONALITY/ID */
27953 /* Function configuration state */
27954 #define MC_CMD_DESC_PROXY_FUNC_OPEN_OUT_CONFIG_STATUS_OFST 16
27955 #define MC_CMD_DESC_PROXY_FUNC_OPEN_OUT_CONFIG_STATUS_LEN 4
27956 /* enum: Function configuration is visible to the host (live) */
27957 #define MC_CMD_DESC_PROXY_FUNC_OPEN_OUT_LIVE 0x0
27958 /* enum: Function configuration is pending reset */
27959 #define MC_CMD_DESC_PROXY_FUNC_OPEN_OUT_PENDING 0x1
27960 /* enum: Function configuration is missing (created, but no configuration
27961  * committed)
27962  */
27963 #define MC_CMD_DESC_PROXY_FUNC_OPEN_OUT_UNCONFIGURED 0x2
27964 /* Generation count to be delivered in an event once the configuration becomes
27965  * live (if status is "pending")
27966  */
27967 #define MC_CMD_DESC_PROXY_FUNC_OPEN_OUT_CONFIG_GENERATION_OFST 20
27968 #define MC_CMD_DESC_PROXY_FUNC_OPEN_OUT_CONFIG_GENERATION_LEN 4
27969 /* Reserved for future extension, set to zero. */
27970 #define MC_CMD_DESC_PROXY_FUNC_OPEN_OUT_RESERVED_OFST 24
27971 #define MC_CMD_DESC_PROXY_FUNC_OPEN_OUT_RESERVED_LEN 16
27972 /* Configuration data corresponding to function personality. Currently, only
27973  * supported format is VIRTIO_BLK_CONFIG. Not valid if status is UNCONFIGURED.
27974  */
27975 #define MC_CMD_DESC_PROXY_FUNC_OPEN_OUT_CONFIG_OFST 40
27976 #define MC_CMD_DESC_PROXY_FUNC_OPEN_OUT_CONFIG_LEN 1
27977 #define MC_CMD_DESC_PROXY_FUNC_OPEN_OUT_CONFIG_MINNUM 0
27978 #define MC_CMD_DESC_PROXY_FUNC_OPEN_OUT_CONFIG_MAXNUM 212
27979 #define MC_CMD_DESC_PROXY_FUNC_OPEN_OUT_CONFIG_MAXNUM_MCDI2 980
27980
27981
27982 /***********************************/
27983 /* MC_CMD_DESC_PROXY_FUNC_CLOSE
27984  * Releases a handle for an open descriptor proxy function. If proxying was
27985  * enabled on the device, the caller is expected to gracefully stop it using
27986  * MC_CMD_DESC_PROXY_FUNC_DISABLE prior to calling this function. Closing an
27987  * active device without disabling proxying will result in forced close, which
27988  * will put the device into a failed state and signal the host driver of the
27989  * error (for virtio, DEVICE_NEEDS_RESET flag would be set on the host side)
27990  */
27991 #define MC_CMD_DESC_PROXY_FUNC_CLOSE 0x1a1
27992 #define MC_CMD_DESC_PROXY_FUNC_CLOSE_MSGSET 0x1a1
27993 #undef  MC_CMD_0x1a1_PRIVILEGE_CTG
27994
27995 #define MC_CMD_0x1a1_PRIVILEGE_CTG SRIOV_CTG_ADMIN
27996
27997 /* MC_CMD_DESC_PROXY_FUNC_CLOSE_IN msgrequest */
27998 #define MC_CMD_DESC_PROXY_FUNC_CLOSE_IN_LEN 4
27999 /* Handle to the descriptor proxy function */
28000 #define MC_CMD_DESC_PROXY_FUNC_CLOSE_IN_HANDLE_OFST 0
28001 #define MC_CMD_DESC_PROXY_FUNC_CLOSE_IN_HANDLE_LEN 4
28002
28003 /* MC_CMD_DESC_PROXY_FUNC_CLOSE_OUT msgresponse */
28004 #define MC_CMD_DESC_PROXY_FUNC_CLOSE_OUT_LEN 0
28005
28006 /* DESC_PROXY_FUNC_MAP structuredef */
28007 #define DESC_PROXY_FUNC_MAP_LEN 52
28008 /* PCIe function ID (as struct PCIE_FUNCTION) */
28009 #define DESC_PROXY_FUNC_MAP_FUNC_OFST 0
28010 #define DESC_PROXY_FUNC_MAP_FUNC_LEN 8
28011 #define DESC_PROXY_FUNC_MAP_FUNC_LO_OFST 0
28012 #define DESC_PROXY_FUNC_MAP_FUNC_LO_LEN 4
28013 #define DESC_PROXY_FUNC_MAP_FUNC_LO_LBN 0
28014 #define DESC_PROXY_FUNC_MAP_FUNC_LO_WIDTH 32
28015 #define DESC_PROXY_FUNC_MAP_FUNC_HI_OFST 4
28016 #define DESC_PROXY_FUNC_MAP_FUNC_HI_LEN 4
28017 #define DESC_PROXY_FUNC_MAP_FUNC_HI_LBN 32
28018 #define DESC_PROXY_FUNC_MAP_FUNC_HI_WIDTH 32
28019 #define DESC_PROXY_FUNC_MAP_FUNC_LBN 0
28020 #define DESC_PROXY_FUNC_MAP_FUNC_WIDTH 64
28021 #define DESC_PROXY_FUNC_MAP_FUNC_PF_OFST 0
28022 #define DESC_PROXY_FUNC_MAP_FUNC_PF_LEN 2
28023 #define DESC_PROXY_FUNC_MAP_FUNC_PF_LBN 0
28024 #define DESC_PROXY_FUNC_MAP_FUNC_PF_WIDTH 16
28025 #define DESC_PROXY_FUNC_MAP_FUNC_VF_OFST 2
28026 #define DESC_PROXY_FUNC_MAP_FUNC_VF_LEN 2
28027 #define DESC_PROXY_FUNC_MAP_FUNC_VF_LBN 16
28028 #define DESC_PROXY_FUNC_MAP_FUNC_VF_WIDTH 16
28029 #define DESC_PROXY_FUNC_MAP_FUNC_INTF_OFST 4
28030 #define DESC_PROXY_FUNC_MAP_FUNC_INTF_LEN 4
28031 #define DESC_PROXY_FUNC_MAP_FUNC_INTF_LBN 32
28032 #define DESC_PROXY_FUNC_MAP_FUNC_INTF_WIDTH 32
28033 /* Function personality */
28034 #define DESC_PROXY_FUNC_MAP_PERSONALITY_OFST 8
28035 #define DESC_PROXY_FUNC_MAP_PERSONALITY_LEN 4
28036 /*            Enum values, see field(s): */
28037 /*               FUNCTION_PERSONALITY/ID */
28038 #define DESC_PROXY_FUNC_MAP_PERSONALITY_LBN 64
28039 #define DESC_PROXY_FUNC_MAP_PERSONALITY_WIDTH 32
28040 /* User-defined label (zero-terminated ASCII string) to uniquely identify the
28041  * function
28042  */
28043 #define DESC_PROXY_FUNC_MAP_LABEL_OFST 12
28044 #define DESC_PROXY_FUNC_MAP_LABEL_LEN 40
28045 #define DESC_PROXY_FUNC_MAP_LABEL_LBN 96
28046 #define DESC_PROXY_FUNC_MAP_LABEL_WIDTH 320
28047
28048
28049 /***********************************/
28050 /* MC_CMD_DESC_PROXY_FUNC_ENUM
28051  * Enumerate existing descriptor proxy functions
28052  */
28053 #define MC_CMD_DESC_PROXY_FUNC_ENUM 0x177
28054 #define MC_CMD_DESC_PROXY_FUNC_ENUM_MSGSET 0x177
28055 #undef  MC_CMD_0x177_PRIVILEGE_CTG
28056
28057 #define MC_CMD_0x177_PRIVILEGE_CTG SRIOV_CTG_ADMIN
28058
28059 /* MC_CMD_DESC_PROXY_FUNC_ENUM_IN msgrequest */
28060 #define MC_CMD_DESC_PROXY_FUNC_ENUM_IN_LEN 4
28061 /* Starting index, set to 0 on first request. See
28062  * MC_CMD_DESC_PROXY_FUNC_ENUM_OUT/FLAGS.
28063  */
28064 #define MC_CMD_DESC_PROXY_FUNC_ENUM_IN_START_IDX_OFST 0
28065 #define MC_CMD_DESC_PROXY_FUNC_ENUM_IN_START_IDX_LEN 4
28066
28067 /* MC_CMD_DESC_PROXY_FUNC_ENUM_OUT msgresponse */
28068 #define MC_CMD_DESC_PROXY_FUNC_ENUM_OUT_LENMIN 4
28069 #define MC_CMD_DESC_PROXY_FUNC_ENUM_OUT_LENMAX 212
28070 #define MC_CMD_DESC_PROXY_FUNC_ENUM_OUT_LENMAX_MCDI2 992
28071 #define MC_CMD_DESC_PROXY_FUNC_ENUM_OUT_LEN(num) (4+52*(num))
28072 #define MC_CMD_DESC_PROXY_FUNC_ENUM_OUT_FUNC_MAP_NUM(len) (((len)-4)/52)
28073 #define MC_CMD_DESC_PROXY_FUNC_ENUM_OUT_FLAGS_OFST 0
28074 #define MC_CMD_DESC_PROXY_FUNC_ENUM_OUT_FLAGS_LEN 4
28075 #define MC_CMD_DESC_PROXY_FUNC_ENUM_OUT_MORE_DATA_OFST 0
28076 #define MC_CMD_DESC_PROXY_FUNC_ENUM_OUT_MORE_DATA_LBN 0
28077 #define MC_CMD_DESC_PROXY_FUNC_ENUM_OUT_MORE_DATA_WIDTH 1
28078 /* Function map, as array of DESC_PROXY_FUNC_MAP */
28079 #define MC_CMD_DESC_PROXY_FUNC_ENUM_OUT_FUNC_MAP_OFST 4
28080 #define MC_CMD_DESC_PROXY_FUNC_ENUM_OUT_FUNC_MAP_LEN 52
28081 #define MC_CMD_DESC_PROXY_FUNC_ENUM_OUT_FUNC_MAP_MINNUM 0
28082 #define MC_CMD_DESC_PROXY_FUNC_ENUM_OUT_FUNC_MAP_MAXNUM 4
28083 #define MC_CMD_DESC_PROXY_FUNC_ENUM_OUT_FUNC_MAP_MAXNUM_MCDI2 19
28084
28085
28086 /***********************************/
28087 /* MC_CMD_DESC_PROXY_FUNC_ENABLE
28088  * Enable descriptor proxying for function into target event queue. Returns VI
28089  * allocation info for the proxy source function, so that the caller can map
28090  * absolute VI IDs from descriptor proxy events back to the originating
28091  * function.
28092  */
28093 #define MC_CMD_DESC_PROXY_FUNC_ENABLE 0x178
28094 #define MC_CMD_DESC_PROXY_FUNC_ENABLE_MSGSET 0x178
28095 #undef  MC_CMD_0x178_PRIVILEGE_CTG
28096
28097 #define MC_CMD_0x178_PRIVILEGE_CTG SRIOV_CTG_ADMIN
28098
28099 /* MC_CMD_DESC_PROXY_FUNC_ENABLE_IN msgrequest */
28100 #define MC_CMD_DESC_PROXY_FUNC_ENABLE_IN_LEN 8
28101 /* Handle to descriptor proxy function (as returned by
28102  * MC_CMD_DESC_PROXY_FUNC_OPEN)
28103  */
28104 #define MC_CMD_DESC_PROXY_FUNC_ENABLE_IN_HANDLE_OFST 0
28105 #define MC_CMD_DESC_PROXY_FUNC_ENABLE_IN_HANDLE_LEN 4
28106 /* Descriptor proxy sink queue (caller function relative). Must be extended
28107  * width event queue
28108  */
28109 #define MC_CMD_DESC_PROXY_FUNC_ENABLE_IN_TARGET_EVQ_OFST 4
28110 #define MC_CMD_DESC_PROXY_FUNC_ENABLE_IN_TARGET_EVQ_LEN 4
28111
28112 /* MC_CMD_DESC_PROXY_FUNC_ENABLE_OUT msgresponse */
28113 #define MC_CMD_DESC_PROXY_FUNC_ENABLE_OUT_LEN 8
28114 /* The number of VIs allocated on the function */
28115 #define MC_CMD_DESC_PROXY_FUNC_ENABLE_OUT_VI_COUNT_OFST 0
28116 #define MC_CMD_DESC_PROXY_FUNC_ENABLE_OUT_VI_COUNT_LEN 4
28117 /* The base absolute VI number allocated to the function. */
28118 #define MC_CMD_DESC_PROXY_FUNC_ENABLE_OUT_VI_BASE_OFST 4
28119 #define MC_CMD_DESC_PROXY_FUNC_ENABLE_OUT_VI_BASE_LEN 4
28120
28121
28122 /***********************************/
28123 /* MC_CMD_DESC_PROXY_FUNC_DISABLE
28124  * Disable descriptor proxying for function
28125  */
28126 #define MC_CMD_DESC_PROXY_FUNC_DISABLE 0x179
28127 #define MC_CMD_DESC_PROXY_FUNC_DISABLE_MSGSET 0x179
28128 #undef  MC_CMD_0x179_PRIVILEGE_CTG
28129
28130 #define MC_CMD_0x179_PRIVILEGE_CTG SRIOV_CTG_ADMIN
28131
28132 /* MC_CMD_DESC_PROXY_FUNC_DISABLE_IN msgrequest */
28133 #define MC_CMD_DESC_PROXY_FUNC_DISABLE_IN_LEN 4
28134 /* Handle to descriptor proxy function (as returned by
28135  * MC_CMD_DESC_PROXY_FUNC_OPEN)
28136  */
28137 #define MC_CMD_DESC_PROXY_FUNC_DISABLE_IN_HANDLE_OFST 0
28138 #define MC_CMD_DESC_PROXY_FUNC_DISABLE_IN_HANDLE_LEN 4
28139
28140 /* MC_CMD_DESC_PROXY_FUNC_DISABLE_OUT msgresponse */
28141 #define MC_CMD_DESC_PROXY_FUNC_DISABLE_OUT_LEN 0
28142
28143
28144 /***********************************/
28145 /* MC_CMD_GET_ADDR_SPC_ID
28146  * Get Address space identifier for use in mem2mem descriptors for a given
28147  * target. See SF-120734-TC for details on ADDR_SPC_IDs and mem2mem
28148  * descriptors.
28149  */
28150 #define MC_CMD_GET_ADDR_SPC_ID 0x1a0
28151 #define MC_CMD_GET_ADDR_SPC_ID_MSGSET 0x1a0
28152 #undef  MC_CMD_0x1a0_PRIVILEGE_CTG
28153
28154 #define MC_CMD_0x1a0_PRIVILEGE_CTG SRIOV_CTG_ADMIN
28155
28156 /* MC_CMD_GET_ADDR_SPC_ID_IN msgrequest */
28157 #define MC_CMD_GET_ADDR_SPC_ID_IN_LEN 16
28158 /* Resource type to get ADDR_SPC_ID for */
28159 #define MC_CMD_GET_ADDR_SPC_ID_IN_TYPE_OFST 0
28160 #define MC_CMD_GET_ADDR_SPC_ID_IN_TYPE_LEN 4
28161 /* enum: Address space ID for host/AP memory DMA over the same interface this
28162  * MCDI was called on
28163  */
28164 #define MC_CMD_GET_ADDR_SPC_ID_IN_SELF 0x0
28165 /* enum: Address space ID for host/AP memory DMA via PCI interface and function
28166  * specified by FUNC
28167  */
28168 #define MC_CMD_GET_ADDR_SPC_ID_IN_PCI_FUNC 0x1
28169 /* enum: Address space ID for host/AP memory DMA via PCI interface and function
28170  * specified by FUNC with PASID value specified by PASID
28171  */
28172 #define MC_CMD_GET_ADDR_SPC_ID_IN_PCI_FUNC_PASID 0x2
28173 /* enum: Address space ID for host/AP memory DMA via PCI interface and function
28174  * specified by FUNC with PASID value of relative VI specified by VI
28175  */
28176 #define MC_CMD_GET_ADDR_SPC_ID_IN_REL_VI 0x3
28177 /* enum: Address space ID for host/AP memory DMA via PCI interface, function
28178  * and PASID value of absolute VI specified by VI
28179  */
28180 #define MC_CMD_GET_ADDR_SPC_ID_IN_ABS_VI 0x4
28181 /* enum: Address space ID for host memory DMA via PCI interface and function of
28182  * descriptor proxy function specified by HANDLE
28183  */
28184 #define MC_CMD_GET_ADDR_SPC_ID_IN_DESC_PROXY_HANDLE 0x5
28185 /* enum: Address space ID for DMA to/from MC memory */
28186 #define MC_CMD_GET_ADDR_SPC_ID_IN_MC_MEM 0x6
28187 /* enum: Address space ID for DMA to/from other SmartNIC memory (on-chip, DDR)
28188  */
28189 #define MC_CMD_GET_ADDR_SPC_ID_IN_NIC_MEM 0x7
28190 /* PCIe Function ID (as struct PCIE_FUNCTION). Only valid if TYPE is PCI_FUNC,
28191  * PCI_FUNC_PASID or REL_VI.
28192  */
28193 #define MC_CMD_GET_ADDR_SPC_ID_IN_FUNC_OFST 4
28194 #define MC_CMD_GET_ADDR_SPC_ID_IN_FUNC_LEN 8
28195 #define MC_CMD_GET_ADDR_SPC_ID_IN_FUNC_LO_OFST 4
28196 #define MC_CMD_GET_ADDR_SPC_ID_IN_FUNC_LO_LEN 4
28197 #define MC_CMD_GET_ADDR_SPC_ID_IN_FUNC_LO_LBN 32
28198 #define MC_CMD_GET_ADDR_SPC_ID_IN_FUNC_LO_WIDTH 32
28199 #define MC_CMD_GET_ADDR_SPC_ID_IN_FUNC_HI_OFST 8
28200 #define MC_CMD_GET_ADDR_SPC_ID_IN_FUNC_HI_LEN 4
28201 #define MC_CMD_GET_ADDR_SPC_ID_IN_FUNC_HI_LBN 64
28202 #define MC_CMD_GET_ADDR_SPC_ID_IN_FUNC_HI_WIDTH 32
28203 #define MC_CMD_GET_ADDR_SPC_ID_IN_FUNC_PF_OFST 4
28204 #define MC_CMD_GET_ADDR_SPC_ID_IN_FUNC_PF_LEN 2
28205 #define MC_CMD_GET_ADDR_SPC_ID_IN_FUNC_VF_OFST 6
28206 #define MC_CMD_GET_ADDR_SPC_ID_IN_FUNC_VF_LEN 2
28207 #define MC_CMD_GET_ADDR_SPC_ID_IN_FUNC_INTF_OFST 8
28208 #define MC_CMD_GET_ADDR_SPC_ID_IN_FUNC_INTF_LEN 4
28209 /* PASID value. Only valid if TYPE is PCI_FUNC_PASID. */
28210 #define MC_CMD_GET_ADDR_SPC_ID_IN_PASID_OFST 12
28211 #define MC_CMD_GET_ADDR_SPC_ID_IN_PASID_LEN 4
28212 /* Relative or absolute VI number. Only valid if TYPE is REL_VI or ABS_VI */
28213 #define MC_CMD_GET_ADDR_SPC_ID_IN_VI_OFST 12
28214 #define MC_CMD_GET_ADDR_SPC_ID_IN_VI_LEN 4
28215 /* Descriptor proxy function handle. Only valid if TYPE is DESC_PROXY_HANDLE.
28216  */
28217 #define MC_CMD_GET_ADDR_SPC_ID_IN_HANDLE_OFST 4
28218 #define MC_CMD_GET_ADDR_SPC_ID_IN_HANDLE_LEN 4
28219
28220 /* MC_CMD_GET_ADDR_SPC_ID_OUT msgresponse */
28221 #define MC_CMD_GET_ADDR_SPC_ID_OUT_LEN 8
28222 /* Address Space ID for the requested target. Only the lower 36 bits are valid
28223  * in the current SmartNIC implementation.
28224  */
28225 #define MC_CMD_GET_ADDR_SPC_ID_OUT_ADDR_SPC_ID_OFST 0
28226 #define MC_CMD_GET_ADDR_SPC_ID_OUT_ADDR_SPC_ID_LEN 8
28227 #define MC_CMD_GET_ADDR_SPC_ID_OUT_ADDR_SPC_ID_LO_OFST 0
28228 #define MC_CMD_GET_ADDR_SPC_ID_OUT_ADDR_SPC_ID_LO_LEN 4
28229 #define MC_CMD_GET_ADDR_SPC_ID_OUT_ADDR_SPC_ID_LO_LBN 0
28230 #define MC_CMD_GET_ADDR_SPC_ID_OUT_ADDR_SPC_ID_LO_WIDTH 32
28231 #define MC_CMD_GET_ADDR_SPC_ID_OUT_ADDR_SPC_ID_HI_OFST 4
28232 #define MC_CMD_GET_ADDR_SPC_ID_OUT_ADDR_SPC_ID_HI_LEN 4
28233 #define MC_CMD_GET_ADDR_SPC_ID_OUT_ADDR_SPC_ID_HI_LBN 32
28234 #define MC_CMD_GET_ADDR_SPC_ID_OUT_ADDR_SPC_ID_HI_WIDTH 32
28235
28236
28237 /***********************************/
28238 /* MC_CMD_GET_CLIENT_HANDLE
28239  * Obtain a handle for a client given a description of that client. N.B. this
28240  * command is subject to change given the open discussion about how PCIe
28241  * functions should be referenced on an iEP (integrated endpoint: functions
28242  * span multiple buses) and multihost (multiple PCIe interfaces) system.
28243  */
28244 #define MC_CMD_GET_CLIENT_HANDLE 0x1c3
28245 #define MC_CMD_GET_CLIENT_HANDLE_MSGSET 0x1c3
28246 #undef  MC_CMD_0x1c3_PRIVILEGE_CTG
28247
28248 #define MC_CMD_0x1c3_PRIVILEGE_CTG SRIOV_CTG_GENERAL
28249
28250 /* MC_CMD_GET_CLIENT_HANDLE_IN msgrequest */
28251 #define MC_CMD_GET_CLIENT_HANDLE_IN_LEN 12
28252 /* Type of client to get a client handle for */
28253 #define MC_CMD_GET_CLIENT_HANDLE_IN_TYPE_OFST 0
28254 #define MC_CMD_GET_CLIENT_HANDLE_IN_TYPE_LEN 4
28255 /* enum: Obtain a client handle for a PCIe function-type client. */
28256 #define MC_CMD_GET_CLIENT_HANDLE_IN_TYPE_FUNC 0x0
28257 /* PCIe Function ID (as struct PCIE_FUNCTION). Valid when TYPE==FUNC. Use: -
28258  * INTF=CALLER, PF=PF_NULL, VF=VF_NULL to refer to the calling function -
28259  * INTF=CALLER, PF=PF_NULL, VF=... to refer to a VF child of the calling PF or
28260  * a sibling VF of the calling VF. - INTF=CALLER, PF=..., VF=VF_NULL to refer
28261  * to a PF on the calling interface - INTF=CALLER, PF=..., VF=... to refer to a
28262  * VF on the calling interface - INTF=..., PF=..., VF=VF_NULL to refer to a PF
28263  * on a named interface - INTF=..., PF=..., VF=... to refer to a VF on a named
28264  * interface where ... refers to a small integer for the VF/PF fields, and to
28265  * values from the PCIE_INTERFACE enum for for the INTF field. It's only
28266  * meaningful to use INTF=CALLER within a structure that's an argument to
28267  * MC_CMD_DEVEL_GET_CLIENT_HANDLE.
28268  */
28269 #define MC_CMD_GET_CLIENT_HANDLE_IN_FUNC_OFST 4
28270 #define MC_CMD_GET_CLIENT_HANDLE_IN_FUNC_LEN 8
28271 #define MC_CMD_GET_CLIENT_HANDLE_IN_FUNC_LO_OFST 4
28272 #define MC_CMD_GET_CLIENT_HANDLE_IN_FUNC_LO_LEN 4
28273 #define MC_CMD_GET_CLIENT_HANDLE_IN_FUNC_LO_LBN 32
28274 #define MC_CMD_GET_CLIENT_HANDLE_IN_FUNC_LO_WIDTH 32
28275 #define MC_CMD_GET_CLIENT_HANDLE_IN_FUNC_HI_OFST 8
28276 #define MC_CMD_GET_CLIENT_HANDLE_IN_FUNC_HI_LEN 4
28277 #define MC_CMD_GET_CLIENT_HANDLE_IN_FUNC_HI_LBN 64
28278 #define MC_CMD_GET_CLIENT_HANDLE_IN_FUNC_HI_WIDTH 32
28279 /* enum: NULL value for the INTF field of struct PCIE_FUNCTION. Provided for
28280  * backwards compatibility only, callers should use PCIE_INTERFACE_CALLER.
28281  */
28282 #define MC_CMD_GET_CLIENT_HANDLE_IN_PCIE_FUNCTION_INTF_NULL 0xffffffff
28283 #define MC_CMD_GET_CLIENT_HANDLE_IN_FUNC_PF_OFST 4
28284 #define MC_CMD_GET_CLIENT_HANDLE_IN_FUNC_PF_LEN 2
28285 #define MC_CMD_GET_CLIENT_HANDLE_IN_FUNC_VF_OFST 6
28286 #define MC_CMD_GET_CLIENT_HANDLE_IN_FUNC_VF_LEN 2
28287 #define MC_CMD_GET_CLIENT_HANDLE_IN_FUNC_INTF_OFST 8
28288 #define MC_CMD_GET_CLIENT_HANDLE_IN_FUNC_INTF_LEN 4
28289
28290 /* MC_CMD_GET_CLIENT_HANDLE_OUT msgresponse */
28291 #define MC_CMD_GET_CLIENT_HANDLE_OUT_LEN 4
28292 #define MC_CMD_GET_CLIENT_HANDLE_OUT_HANDLE_OFST 0
28293 #define MC_CMD_GET_CLIENT_HANDLE_OUT_HANDLE_LEN 4
28294
28295 /* MAE_FIELD_FLAGS structuredef */
28296 #define MAE_FIELD_FLAGS_LEN 4
28297 #define MAE_FIELD_FLAGS_FLAT_OFST 0
28298 #define MAE_FIELD_FLAGS_FLAT_LEN 4
28299 #define MAE_FIELD_FLAGS_SUPPORT_STATUS_OFST 0
28300 #define MAE_FIELD_FLAGS_SUPPORT_STATUS_LBN 0
28301 #define MAE_FIELD_FLAGS_SUPPORT_STATUS_WIDTH 6
28302 #define MAE_FIELD_FLAGS_MASK_AFFECTS_CLASS_OFST 0
28303 #define MAE_FIELD_FLAGS_MASK_AFFECTS_CLASS_LBN 6
28304 #define MAE_FIELD_FLAGS_MASK_AFFECTS_CLASS_WIDTH 1
28305 #define MAE_FIELD_FLAGS_MATCH_AFFECTS_CLASS_OFST 0
28306 #define MAE_FIELD_FLAGS_MATCH_AFFECTS_CLASS_LBN 7
28307 #define MAE_FIELD_FLAGS_MATCH_AFFECTS_CLASS_WIDTH 1
28308 #define MAE_FIELD_FLAGS_FLAT_LBN 0
28309 #define MAE_FIELD_FLAGS_FLAT_WIDTH 32
28310
28311 /* MAE_ENC_FIELD_PAIRS structuredef: Mask and value pairs for all fields that
28312  * it makes sense to use to determine the encapsulation type of a packet. Its
28313  * intended use is to keep a common packing of fields across multiple MCDI
28314  * commands, keeping things inherently sychronised and allowing code shared. To
28315  * use in an MCDI command, the command should end with a variable length byte
28316  * array populated with this structure. Do not extend this structure. Instead,
28317  * create _Vx versions with the necessary fields appended. That way, the
28318  * existing semantics for extending MCDI commands are preserved.
28319  */
28320 #define MAE_ENC_FIELD_PAIRS_LEN 156
28321 #define MAE_ENC_FIELD_PAIRS_INGRESS_MPORT_SELECTOR_OFST 0
28322 #define MAE_ENC_FIELD_PAIRS_INGRESS_MPORT_SELECTOR_LEN 4
28323 #define MAE_ENC_FIELD_PAIRS_INGRESS_MPORT_SELECTOR_LBN 0
28324 #define MAE_ENC_FIELD_PAIRS_INGRESS_MPORT_SELECTOR_WIDTH 32
28325 #define MAE_ENC_FIELD_PAIRS_INGRESS_MPORT_SELECTOR_MASK_OFST 4
28326 #define MAE_ENC_FIELD_PAIRS_INGRESS_MPORT_SELECTOR_MASK_LEN 4
28327 #define MAE_ENC_FIELD_PAIRS_INGRESS_MPORT_SELECTOR_MASK_LBN 32
28328 #define MAE_ENC_FIELD_PAIRS_INGRESS_MPORT_SELECTOR_MASK_WIDTH 32
28329 #define MAE_ENC_FIELD_PAIRS_ENC_ETHER_TYPE_BE_OFST 8
28330 #define MAE_ENC_FIELD_PAIRS_ENC_ETHER_TYPE_BE_LEN 2
28331 #define MAE_ENC_FIELD_PAIRS_ENC_ETHER_TYPE_BE_LBN 64
28332 #define MAE_ENC_FIELD_PAIRS_ENC_ETHER_TYPE_BE_WIDTH 16
28333 #define MAE_ENC_FIELD_PAIRS_ENC_ETHER_TYPE_BE_MASK_OFST 10
28334 #define MAE_ENC_FIELD_PAIRS_ENC_ETHER_TYPE_BE_MASK_LEN 2
28335 #define MAE_ENC_FIELD_PAIRS_ENC_ETHER_TYPE_BE_MASK_LBN 80
28336 #define MAE_ENC_FIELD_PAIRS_ENC_ETHER_TYPE_BE_MASK_WIDTH 16
28337 #define MAE_ENC_FIELD_PAIRS_ENC_VLAN0_TCI_BE_OFST 12
28338 #define MAE_ENC_FIELD_PAIRS_ENC_VLAN0_TCI_BE_LEN 2
28339 #define MAE_ENC_FIELD_PAIRS_ENC_VLAN0_TCI_BE_LBN 96
28340 #define MAE_ENC_FIELD_PAIRS_ENC_VLAN0_TCI_BE_WIDTH 16
28341 #define MAE_ENC_FIELD_PAIRS_ENC_VLAN0_TCI_BE_MASK_OFST 14
28342 #define MAE_ENC_FIELD_PAIRS_ENC_VLAN0_TCI_BE_MASK_LEN 2
28343 #define MAE_ENC_FIELD_PAIRS_ENC_VLAN0_TCI_BE_MASK_LBN 112
28344 #define MAE_ENC_FIELD_PAIRS_ENC_VLAN0_TCI_BE_MASK_WIDTH 16
28345 #define MAE_ENC_FIELD_PAIRS_ENC_VLAN0_PROTO_BE_OFST 16
28346 #define MAE_ENC_FIELD_PAIRS_ENC_VLAN0_PROTO_BE_LEN 2
28347 #define MAE_ENC_FIELD_PAIRS_ENC_VLAN0_PROTO_BE_LBN 128
28348 #define MAE_ENC_FIELD_PAIRS_ENC_VLAN0_PROTO_BE_WIDTH 16
28349 #define MAE_ENC_FIELD_PAIRS_ENC_VLAN0_PROTO_BE_MASK_OFST 18
28350 #define MAE_ENC_FIELD_PAIRS_ENC_VLAN0_PROTO_BE_MASK_LEN 2
28351 #define MAE_ENC_FIELD_PAIRS_ENC_VLAN0_PROTO_BE_MASK_LBN 144
28352 #define MAE_ENC_FIELD_PAIRS_ENC_VLAN0_PROTO_BE_MASK_WIDTH 16
28353 #define MAE_ENC_FIELD_PAIRS_ENC_VLAN1_TCI_BE_OFST 20
28354 #define MAE_ENC_FIELD_PAIRS_ENC_VLAN1_TCI_BE_LEN 2
28355 #define MAE_ENC_FIELD_PAIRS_ENC_VLAN1_TCI_BE_LBN 160
28356 #define MAE_ENC_FIELD_PAIRS_ENC_VLAN1_TCI_BE_WIDTH 16
28357 #define MAE_ENC_FIELD_PAIRS_ENC_VLAN1_TCI_BE_MASK_OFST 22
28358 #define MAE_ENC_FIELD_PAIRS_ENC_VLAN1_TCI_BE_MASK_LEN 2
28359 #define MAE_ENC_FIELD_PAIRS_ENC_VLAN1_TCI_BE_MASK_LBN 176
28360 #define MAE_ENC_FIELD_PAIRS_ENC_VLAN1_TCI_BE_MASK_WIDTH 16
28361 #define MAE_ENC_FIELD_PAIRS_ENC_VLAN1_PROTO_BE_OFST 24
28362 #define MAE_ENC_FIELD_PAIRS_ENC_VLAN1_PROTO_BE_LEN 2
28363 #define MAE_ENC_FIELD_PAIRS_ENC_VLAN1_PROTO_BE_LBN 192
28364 #define MAE_ENC_FIELD_PAIRS_ENC_VLAN1_PROTO_BE_WIDTH 16
28365 #define MAE_ENC_FIELD_PAIRS_ENC_VLAN1_PROTO_BE_MASK_OFST 26
28366 #define MAE_ENC_FIELD_PAIRS_ENC_VLAN1_PROTO_BE_MASK_LEN 2
28367 #define MAE_ENC_FIELD_PAIRS_ENC_VLAN1_PROTO_BE_MASK_LBN 208
28368 #define MAE_ENC_FIELD_PAIRS_ENC_VLAN1_PROTO_BE_MASK_WIDTH 16
28369 #define MAE_ENC_FIELD_PAIRS_ENC_ETH_SADDR_BE_OFST 28
28370 #define MAE_ENC_FIELD_PAIRS_ENC_ETH_SADDR_BE_LEN 6
28371 #define MAE_ENC_FIELD_PAIRS_ENC_ETH_SADDR_BE_LBN 224
28372 #define MAE_ENC_FIELD_PAIRS_ENC_ETH_SADDR_BE_WIDTH 48
28373 #define MAE_ENC_FIELD_PAIRS_ENC_ETH_SADDR_BE_MASK_OFST 34
28374 #define MAE_ENC_FIELD_PAIRS_ENC_ETH_SADDR_BE_MASK_LEN 6
28375 #define MAE_ENC_FIELD_PAIRS_ENC_ETH_SADDR_BE_MASK_LBN 272
28376 #define MAE_ENC_FIELD_PAIRS_ENC_ETH_SADDR_BE_MASK_WIDTH 48
28377 #define MAE_ENC_FIELD_PAIRS_ENC_ETH_DADDR_BE_OFST 40
28378 #define MAE_ENC_FIELD_PAIRS_ENC_ETH_DADDR_BE_LEN 6
28379 #define MAE_ENC_FIELD_PAIRS_ENC_ETH_DADDR_BE_LBN 320
28380 #define MAE_ENC_FIELD_PAIRS_ENC_ETH_DADDR_BE_WIDTH 48
28381 #define MAE_ENC_FIELD_PAIRS_ENC_ETH_DADDR_BE_MASK_OFST 46
28382 #define MAE_ENC_FIELD_PAIRS_ENC_ETH_DADDR_BE_MASK_LEN 6
28383 #define MAE_ENC_FIELD_PAIRS_ENC_ETH_DADDR_BE_MASK_LBN 368
28384 #define MAE_ENC_FIELD_PAIRS_ENC_ETH_DADDR_BE_MASK_WIDTH 48
28385 #define MAE_ENC_FIELD_PAIRS_ENC_SRC_IP4_BE_OFST 52
28386 #define MAE_ENC_FIELD_PAIRS_ENC_SRC_IP4_BE_LEN 4
28387 #define MAE_ENC_FIELD_PAIRS_ENC_SRC_IP4_BE_LBN 416
28388 #define MAE_ENC_FIELD_PAIRS_ENC_SRC_IP4_BE_WIDTH 32
28389 #define MAE_ENC_FIELD_PAIRS_ENC_SRC_IP4_BE_MASK_OFST 56
28390 #define MAE_ENC_FIELD_PAIRS_ENC_SRC_IP4_BE_MASK_LEN 4
28391 #define MAE_ENC_FIELD_PAIRS_ENC_SRC_IP4_BE_MASK_LBN 448
28392 #define MAE_ENC_FIELD_PAIRS_ENC_SRC_IP4_BE_MASK_WIDTH 32
28393 #define MAE_ENC_FIELD_PAIRS_ENC_SRC_IP6_BE_OFST 60
28394 #define MAE_ENC_FIELD_PAIRS_ENC_SRC_IP6_BE_LEN 16
28395 #define MAE_ENC_FIELD_PAIRS_ENC_SRC_IP6_BE_LBN 480
28396 #define MAE_ENC_FIELD_PAIRS_ENC_SRC_IP6_BE_WIDTH 128
28397 #define MAE_ENC_FIELD_PAIRS_ENC_SRC_IP6_BE_MASK_OFST 76
28398 #define MAE_ENC_FIELD_PAIRS_ENC_SRC_IP6_BE_MASK_LEN 16
28399 #define MAE_ENC_FIELD_PAIRS_ENC_SRC_IP6_BE_MASK_LBN 608
28400 #define MAE_ENC_FIELD_PAIRS_ENC_SRC_IP6_BE_MASK_WIDTH 128
28401 #define MAE_ENC_FIELD_PAIRS_ENC_DST_IP4_BE_OFST 92
28402 #define MAE_ENC_FIELD_PAIRS_ENC_DST_IP4_BE_LEN 4
28403 #define MAE_ENC_FIELD_PAIRS_ENC_DST_IP4_BE_LBN 736
28404 #define MAE_ENC_FIELD_PAIRS_ENC_DST_IP4_BE_WIDTH 32
28405 #define MAE_ENC_FIELD_PAIRS_ENC_DST_IP4_BE_MASK_OFST 96
28406 #define MAE_ENC_FIELD_PAIRS_ENC_DST_IP4_BE_MASK_LEN 4
28407 #define MAE_ENC_FIELD_PAIRS_ENC_DST_IP4_BE_MASK_LBN 768
28408 #define MAE_ENC_FIELD_PAIRS_ENC_DST_IP4_BE_MASK_WIDTH 32
28409 #define MAE_ENC_FIELD_PAIRS_ENC_DST_IP6_BE_OFST 100
28410 #define MAE_ENC_FIELD_PAIRS_ENC_DST_IP6_BE_LEN 16
28411 #define MAE_ENC_FIELD_PAIRS_ENC_DST_IP6_BE_LBN 800
28412 #define MAE_ENC_FIELD_PAIRS_ENC_DST_IP6_BE_WIDTH 128
28413 #define MAE_ENC_FIELD_PAIRS_ENC_DST_IP6_BE_MASK_OFST 116
28414 #define MAE_ENC_FIELD_PAIRS_ENC_DST_IP6_BE_MASK_LEN 16
28415 #define MAE_ENC_FIELD_PAIRS_ENC_DST_IP6_BE_MASK_LBN 928
28416 #define MAE_ENC_FIELD_PAIRS_ENC_DST_IP6_BE_MASK_WIDTH 128
28417 #define MAE_ENC_FIELD_PAIRS_ENC_IP_PROTO_OFST 132
28418 #define MAE_ENC_FIELD_PAIRS_ENC_IP_PROTO_LEN 1
28419 #define MAE_ENC_FIELD_PAIRS_ENC_IP_PROTO_LBN 1056
28420 #define MAE_ENC_FIELD_PAIRS_ENC_IP_PROTO_WIDTH 8
28421 #define MAE_ENC_FIELD_PAIRS_ENC_IP_PROTO_MASK_OFST 133
28422 #define MAE_ENC_FIELD_PAIRS_ENC_IP_PROTO_MASK_LEN 1
28423 #define MAE_ENC_FIELD_PAIRS_ENC_IP_PROTO_MASK_LBN 1064
28424 #define MAE_ENC_FIELD_PAIRS_ENC_IP_PROTO_MASK_WIDTH 8
28425 #define MAE_ENC_FIELD_PAIRS_ENC_IP_TOS_OFST 134
28426 #define MAE_ENC_FIELD_PAIRS_ENC_IP_TOS_LEN 1
28427 #define MAE_ENC_FIELD_PAIRS_ENC_IP_TOS_LBN 1072
28428 #define MAE_ENC_FIELD_PAIRS_ENC_IP_TOS_WIDTH 8
28429 #define MAE_ENC_FIELD_PAIRS_ENC_IP_TOS_MASK_OFST 135
28430 #define MAE_ENC_FIELD_PAIRS_ENC_IP_TOS_MASK_LEN 1
28431 #define MAE_ENC_FIELD_PAIRS_ENC_IP_TOS_MASK_LBN 1080
28432 #define MAE_ENC_FIELD_PAIRS_ENC_IP_TOS_MASK_WIDTH 8
28433 #define MAE_ENC_FIELD_PAIRS_ENC_IP_TTL_OFST 136
28434 #define MAE_ENC_FIELD_PAIRS_ENC_IP_TTL_LEN 1
28435 #define MAE_ENC_FIELD_PAIRS_ENC_IP_TTL_LBN 1088
28436 #define MAE_ENC_FIELD_PAIRS_ENC_IP_TTL_WIDTH 8
28437 #define MAE_ENC_FIELD_PAIRS_ENC_IP_TTL_MASK_OFST 137
28438 #define MAE_ENC_FIELD_PAIRS_ENC_IP_TTL_MASK_LEN 1
28439 #define MAE_ENC_FIELD_PAIRS_ENC_IP_TTL_MASK_LBN 1096
28440 #define MAE_ENC_FIELD_PAIRS_ENC_IP_TTL_MASK_WIDTH 8
28441 #define MAE_ENC_FIELD_PAIRS_ENC_VLAN_FLAGS_OFST 138
28442 #define MAE_ENC_FIELD_PAIRS_ENC_VLAN_FLAGS_LEN 1
28443 #define MAE_ENC_FIELD_PAIRS_ENC_HAS_OVLAN_OFST 138
28444 #define MAE_ENC_FIELD_PAIRS_ENC_HAS_OVLAN_LBN 0
28445 #define MAE_ENC_FIELD_PAIRS_ENC_HAS_OVLAN_WIDTH 1
28446 #define MAE_ENC_FIELD_PAIRS_ENC_HAS_IVLAN_OFST 138
28447 #define MAE_ENC_FIELD_PAIRS_ENC_HAS_IVLAN_LBN 1
28448 #define MAE_ENC_FIELD_PAIRS_ENC_HAS_IVLAN_WIDTH 1
28449 #define MAE_ENC_FIELD_PAIRS_ENC_IP_FRAG_OFST 138
28450 #define MAE_ENC_FIELD_PAIRS_ENC_IP_FRAG_LBN 2
28451 #define MAE_ENC_FIELD_PAIRS_ENC_IP_FRAG_WIDTH 1
28452 #define MAE_ENC_FIELD_PAIRS_ENC_VLAN_FLAGS_LBN 1104
28453 #define MAE_ENC_FIELD_PAIRS_ENC_VLAN_FLAGS_WIDTH 8
28454 #define MAE_ENC_FIELD_PAIRS_ENC_FLAGS_OFST 138
28455 #define MAE_ENC_FIELD_PAIRS_ENC_FLAGS_LEN 1
28456 #define MAE_ENC_FIELD_PAIRS_ENC_FLAGS_LBN 1104
28457 #define MAE_ENC_FIELD_PAIRS_ENC_FLAGS_WIDTH 8
28458 #define MAE_ENC_FIELD_PAIRS_ENC_VLAN_FLAGS_MASK_OFST 139
28459 #define MAE_ENC_FIELD_PAIRS_ENC_VLAN_FLAGS_MASK_LEN 1
28460 #define MAE_ENC_FIELD_PAIRS_ENC_HAS_OVLAN_MASK_OFST 139
28461 #define MAE_ENC_FIELD_PAIRS_ENC_HAS_OVLAN_MASK_LBN 0
28462 #define MAE_ENC_FIELD_PAIRS_ENC_HAS_OVLAN_MASK_WIDTH 1
28463 #define MAE_ENC_FIELD_PAIRS_ENC_HAS_IVLAN_MASK_OFST 139
28464 #define MAE_ENC_FIELD_PAIRS_ENC_HAS_IVLAN_MASK_LBN 1
28465 #define MAE_ENC_FIELD_PAIRS_ENC_HAS_IVLAN_MASK_WIDTH 1
28466 #define MAE_ENC_FIELD_PAIRS_ENC_IP_FRAG_MASK_OFST 139
28467 #define MAE_ENC_FIELD_PAIRS_ENC_IP_FRAG_MASK_LBN 2
28468 #define MAE_ENC_FIELD_PAIRS_ENC_IP_FRAG_MASK_WIDTH 1
28469 #define MAE_ENC_FIELD_PAIRS_ENC_VLAN_FLAGS_MASK_LBN 1112
28470 #define MAE_ENC_FIELD_PAIRS_ENC_VLAN_FLAGS_MASK_WIDTH 8
28471 #define MAE_ENC_FIELD_PAIRS_ENC_FLAGS_MASK_OFST 139
28472 #define MAE_ENC_FIELD_PAIRS_ENC_FLAGS_MASK_LEN 1
28473 #define MAE_ENC_FIELD_PAIRS_ENC_FLAGS_MASK_LBN 1112
28474 #define MAE_ENC_FIELD_PAIRS_ENC_FLAGS_MASK_WIDTH 8
28475 #define MAE_ENC_FIELD_PAIRS_ENC_IP_FLAGS_BE_OFST 140
28476 #define MAE_ENC_FIELD_PAIRS_ENC_IP_FLAGS_BE_LEN 4
28477 #define MAE_ENC_FIELD_PAIRS_ENC_IP_FLAGS_BE_LBN 1120
28478 #define MAE_ENC_FIELD_PAIRS_ENC_IP_FLAGS_BE_WIDTH 32
28479 #define MAE_ENC_FIELD_PAIRS_ENC_IP_FLAGS_BE_MASK_OFST 144
28480 #define MAE_ENC_FIELD_PAIRS_ENC_IP_FLAGS_BE_MASK_LEN 4
28481 #define MAE_ENC_FIELD_PAIRS_ENC_IP_FLAGS_BE_MASK_LBN 1152
28482 #define MAE_ENC_FIELD_PAIRS_ENC_IP_FLAGS_BE_MASK_WIDTH 32
28483 #define MAE_ENC_FIELD_PAIRS_ENC_L4_SPORT_BE_OFST 148
28484 #define MAE_ENC_FIELD_PAIRS_ENC_L4_SPORT_BE_LEN 2
28485 #define MAE_ENC_FIELD_PAIRS_ENC_L4_SPORT_BE_LBN 1184
28486 #define MAE_ENC_FIELD_PAIRS_ENC_L4_SPORT_BE_WIDTH 16
28487 #define MAE_ENC_FIELD_PAIRS_ENC_L4_SPORT_BE_MASK_OFST 150
28488 #define MAE_ENC_FIELD_PAIRS_ENC_L4_SPORT_BE_MASK_LEN 2
28489 #define MAE_ENC_FIELD_PAIRS_ENC_L4_SPORT_BE_MASK_LBN 1200
28490 #define MAE_ENC_FIELD_PAIRS_ENC_L4_SPORT_BE_MASK_WIDTH 16
28491 #define MAE_ENC_FIELD_PAIRS_ENC_L4_DPORT_BE_OFST 152
28492 #define MAE_ENC_FIELD_PAIRS_ENC_L4_DPORT_BE_LEN 2
28493 #define MAE_ENC_FIELD_PAIRS_ENC_L4_DPORT_BE_LBN 1216
28494 #define MAE_ENC_FIELD_PAIRS_ENC_L4_DPORT_BE_WIDTH 16
28495 #define MAE_ENC_FIELD_PAIRS_ENC_L4_DPORT_BE_MASK_OFST 154
28496 #define MAE_ENC_FIELD_PAIRS_ENC_L4_DPORT_BE_MASK_LEN 2
28497 #define MAE_ENC_FIELD_PAIRS_ENC_L4_DPORT_BE_MASK_LBN 1232
28498 #define MAE_ENC_FIELD_PAIRS_ENC_L4_DPORT_BE_MASK_WIDTH 16
28499
28500 /* MAE_FIELD_MASK_VALUE_PAIRS structuredef: Mask and value pairs for all fields
28501  * currently defined. Same semantics as MAE_ENC_FIELD_PAIRS.
28502  */
28503 #define MAE_FIELD_MASK_VALUE_PAIRS_LEN 344
28504 #define MAE_FIELD_MASK_VALUE_PAIRS_INGRESS_MPORT_SELECTOR_OFST 0
28505 #define MAE_FIELD_MASK_VALUE_PAIRS_INGRESS_MPORT_SELECTOR_LEN 4
28506 #define MAE_FIELD_MASK_VALUE_PAIRS_INGRESS_MPORT_SELECTOR_LBN 0
28507 #define MAE_FIELD_MASK_VALUE_PAIRS_INGRESS_MPORT_SELECTOR_WIDTH 32
28508 #define MAE_FIELD_MASK_VALUE_PAIRS_INGRESS_MPORT_SELECTOR_MASK_OFST 4
28509 #define MAE_FIELD_MASK_VALUE_PAIRS_INGRESS_MPORT_SELECTOR_MASK_LEN 4
28510 #define MAE_FIELD_MASK_VALUE_PAIRS_INGRESS_MPORT_SELECTOR_MASK_LBN 32
28511 #define MAE_FIELD_MASK_VALUE_PAIRS_INGRESS_MPORT_SELECTOR_MASK_WIDTH 32
28512 #define MAE_FIELD_MASK_VALUE_PAIRS_MARK_OFST 8
28513 #define MAE_FIELD_MASK_VALUE_PAIRS_MARK_LEN 4
28514 #define MAE_FIELD_MASK_VALUE_PAIRS_MARK_LBN 64
28515 #define MAE_FIELD_MASK_VALUE_PAIRS_MARK_WIDTH 32
28516 #define MAE_FIELD_MASK_VALUE_PAIRS_MARK_MASK_OFST 12
28517 #define MAE_FIELD_MASK_VALUE_PAIRS_MARK_MASK_LEN 4
28518 #define MAE_FIELD_MASK_VALUE_PAIRS_MARK_MASK_LBN 96
28519 #define MAE_FIELD_MASK_VALUE_PAIRS_MARK_MASK_WIDTH 32
28520 #define MAE_FIELD_MASK_VALUE_PAIRS_ETHER_TYPE_BE_OFST 16
28521 #define MAE_FIELD_MASK_VALUE_PAIRS_ETHER_TYPE_BE_LEN 2
28522 #define MAE_FIELD_MASK_VALUE_PAIRS_ETHER_TYPE_BE_LBN 128
28523 #define MAE_FIELD_MASK_VALUE_PAIRS_ETHER_TYPE_BE_WIDTH 16
28524 #define MAE_FIELD_MASK_VALUE_PAIRS_ETHER_TYPE_BE_MASK_OFST 18
28525 #define MAE_FIELD_MASK_VALUE_PAIRS_ETHER_TYPE_BE_MASK_LEN 2
28526 #define MAE_FIELD_MASK_VALUE_PAIRS_ETHER_TYPE_BE_MASK_LBN 144
28527 #define MAE_FIELD_MASK_VALUE_PAIRS_ETHER_TYPE_BE_MASK_WIDTH 16
28528 #define MAE_FIELD_MASK_VALUE_PAIRS_VLAN0_TCI_BE_OFST 20
28529 #define MAE_FIELD_MASK_VALUE_PAIRS_VLAN0_TCI_BE_LEN 2
28530 #define MAE_FIELD_MASK_VALUE_PAIRS_VLAN0_TCI_BE_LBN 160
28531 #define MAE_FIELD_MASK_VALUE_PAIRS_VLAN0_TCI_BE_WIDTH 16
28532 #define MAE_FIELD_MASK_VALUE_PAIRS_VLAN0_TCI_BE_MASK_OFST 22
28533 #define MAE_FIELD_MASK_VALUE_PAIRS_VLAN0_TCI_BE_MASK_LEN 2
28534 #define MAE_FIELD_MASK_VALUE_PAIRS_VLAN0_TCI_BE_MASK_LBN 176
28535 #define MAE_FIELD_MASK_VALUE_PAIRS_VLAN0_TCI_BE_MASK_WIDTH 16
28536 #define MAE_FIELD_MASK_VALUE_PAIRS_VLAN0_PROTO_BE_OFST 24
28537 #define MAE_FIELD_MASK_VALUE_PAIRS_VLAN0_PROTO_BE_LEN 2
28538 #define MAE_FIELD_MASK_VALUE_PAIRS_VLAN0_PROTO_BE_LBN 192
28539 #define MAE_FIELD_MASK_VALUE_PAIRS_VLAN0_PROTO_BE_WIDTH 16
28540 #define MAE_FIELD_MASK_VALUE_PAIRS_VLAN0_PROTO_BE_MASK_OFST 26
28541 #define MAE_FIELD_MASK_VALUE_PAIRS_VLAN0_PROTO_BE_MASK_LEN 2
28542 #define MAE_FIELD_MASK_VALUE_PAIRS_VLAN0_PROTO_BE_MASK_LBN 208
28543 #define MAE_FIELD_MASK_VALUE_PAIRS_VLAN0_PROTO_BE_MASK_WIDTH 16
28544 #define MAE_FIELD_MASK_VALUE_PAIRS_VLAN1_TCI_BE_OFST 28
28545 #define MAE_FIELD_MASK_VALUE_PAIRS_VLAN1_TCI_BE_LEN 2
28546 #define MAE_FIELD_MASK_VALUE_PAIRS_VLAN1_TCI_BE_LBN 224
28547 #define MAE_FIELD_MASK_VALUE_PAIRS_VLAN1_TCI_BE_WIDTH 16
28548 #define MAE_FIELD_MASK_VALUE_PAIRS_VLAN1_TCI_BE_MASK_OFST 30
28549 #define MAE_FIELD_MASK_VALUE_PAIRS_VLAN1_TCI_BE_MASK_LEN 2
28550 #define MAE_FIELD_MASK_VALUE_PAIRS_VLAN1_TCI_BE_MASK_LBN 240
28551 #define MAE_FIELD_MASK_VALUE_PAIRS_VLAN1_TCI_BE_MASK_WIDTH 16
28552 #define MAE_FIELD_MASK_VALUE_PAIRS_VLAN1_PROTO_BE_OFST 32
28553 #define MAE_FIELD_MASK_VALUE_PAIRS_VLAN1_PROTO_BE_LEN 2
28554 #define MAE_FIELD_MASK_VALUE_PAIRS_VLAN1_PROTO_BE_LBN 256
28555 #define MAE_FIELD_MASK_VALUE_PAIRS_VLAN1_PROTO_BE_WIDTH 16
28556 #define MAE_FIELD_MASK_VALUE_PAIRS_VLAN1_PROTO_BE_MASK_OFST 34
28557 #define MAE_FIELD_MASK_VALUE_PAIRS_VLAN1_PROTO_BE_MASK_LEN 2
28558 #define MAE_FIELD_MASK_VALUE_PAIRS_VLAN1_PROTO_BE_MASK_LBN 272
28559 #define MAE_FIELD_MASK_VALUE_PAIRS_VLAN1_PROTO_BE_MASK_WIDTH 16
28560 #define MAE_FIELD_MASK_VALUE_PAIRS_ETH_SADDR_BE_OFST 36
28561 #define MAE_FIELD_MASK_VALUE_PAIRS_ETH_SADDR_BE_LEN 6
28562 #define MAE_FIELD_MASK_VALUE_PAIRS_ETH_SADDR_BE_LBN 288
28563 #define MAE_FIELD_MASK_VALUE_PAIRS_ETH_SADDR_BE_WIDTH 48
28564 #define MAE_FIELD_MASK_VALUE_PAIRS_ETH_SADDR_BE_MASK_OFST 42
28565 #define MAE_FIELD_MASK_VALUE_PAIRS_ETH_SADDR_BE_MASK_LEN 6
28566 #define MAE_FIELD_MASK_VALUE_PAIRS_ETH_SADDR_BE_MASK_LBN 336
28567 #define MAE_FIELD_MASK_VALUE_PAIRS_ETH_SADDR_BE_MASK_WIDTH 48
28568 #define MAE_FIELD_MASK_VALUE_PAIRS_ETH_DADDR_BE_OFST 48
28569 #define MAE_FIELD_MASK_VALUE_PAIRS_ETH_DADDR_BE_LEN 6
28570 #define MAE_FIELD_MASK_VALUE_PAIRS_ETH_DADDR_BE_LBN 384
28571 #define MAE_FIELD_MASK_VALUE_PAIRS_ETH_DADDR_BE_WIDTH 48
28572 #define MAE_FIELD_MASK_VALUE_PAIRS_ETH_DADDR_BE_MASK_OFST 54
28573 #define MAE_FIELD_MASK_VALUE_PAIRS_ETH_DADDR_BE_MASK_LEN 6
28574 #define MAE_FIELD_MASK_VALUE_PAIRS_ETH_DADDR_BE_MASK_LBN 432
28575 #define MAE_FIELD_MASK_VALUE_PAIRS_ETH_DADDR_BE_MASK_WIDTH 48
28576 #define MAE_FIELD_MASK_VALUE_PAIRS_SRC_IP4_BE_OFST 60
28577 #define MAE_FIELD_MASK_VALUE_PAIRS_SRC_IP4_BE_LEN 4
28578 #define MAE_FIELD_MASK_VALUE_PAIRS_SRC_IP4_BE_LBN 480
28579 #define MAE_FIELD_MASK_VALUE_PAIRS_SRC_IP4_BE_WIDTH 32
28580 #define MAE_FIELD_MASK_VALUE_PAIRS_SRC_IP4_BE_MASK_OFST 64
28581 #define MAE_FIELD_MASK_VALUE_PAIRS_SRC_IP4_BE_MASK_LEN 4
28582 #define MAE_FIELD_MASK_VALUE_PAIRS_SRC_IP4_BE_MASK_LBN 512
28583 #define MAE_FIELD_MASK_VALUE_PAIRS_SRC_IP4_BE_MASK_WIDTH 32
28584 #define MAE_FIELD_MASK_VALUE_PAIRS_SRC_IP6_BE_OFST 68
28585 #define MAE_FIELD_MASK_VALUE_PAIRS_SRC_IP6_BE_LEN 16
28586 #define MAE_FIELD_MASK_VALUE_PAIRS_SRC_IP6_BE_LBN 544
28587 #define MAE_FIELD_MASK_VALUE_PAIRS_SRC_IP6_BE_WIDTH 128
28588 #define MAE_FIELD_MASK_VALUE_PAIRS_SRC_IP6_BE_MASK_OFST 84
28589 #define MAE_FIELD_MASK_VALUE_PAIRS_SRC_IP6_BE_MASK_LEN 16
28590 #define MAE_FIELD_MASK_VALUE_PAIRS_SRC_IP6_BE_MASK_LBN 672
28591 #define MAE_FIELD_MASK_VALUE_PAIRS_SRC_IP6_BE_MASK_WIDTH 128
28592 #define MAE_FIELD_MASK_VALUE_PAIRS_DST_IP4_BE_OFST 100
28593 #define MAE_FIELD_MASK_VALUE_PAIRS_DST_IP4_BE_LEN 4
28594 #define MAE_FIELD_MASK_VALUE_PAIRS_DST_IP4_BE_LBN 800
28595 #define MAE_FIELD_MASK_VALUE_PAIRS_DST_IP4_BE_WIDTH 32
28596 #define MAE_FIELD_MASK_VALUE_PAIRS_DST_IP4_BE_MASK_OFST 104
28597 #define MAE_FIELD_MASK_VALUE_PAIRS_DST_IP4_BE_MASK_LEN 4
28598 #define MAE_FIELD_MASK_VALUE_PAIRS_DST_IP4_BE_MASK_LBN 832
28599 #define MAE_FIELD_MASK_VALUE_PAIRS_DST_IP4_BE_MASK_WIDTH 32
28600 #define MAE_FIELD_MASK_VALUE_PAIRS_DST_IP6_BE_OFST 108
28601 #define MAE_FIELD_MASK_VALUE_PAIRS_DST_IP6_BE_LEN 16
28602 #define MAE_FIELD_MASK_VALUE_PAIRS_DST_IP6_BE_LBN 864
28603 #define MAE_FIELD_MASK_VALUE_PAIRS_DST_IP6_BE_WIDTH 128
28604 #define MAE_FIELD_MASK_VALUE_PAIRS_DST_IP6_BE_MASK_OFST 124
28605 #define MAE_FIELD_MASK_VALUE_PAIRS_DST_IP6_BE_MASK_LEN 16
28606 #define MAE_FIELD_MASK_VALUE_PAIRS_DST_IP6_BE_MASK_LBN 992
28607 #define MAE_FIELD_MASK_VALUE_PAIRS_DST_IP6_BE_MASK_WIDTH 128
28608 #define MAE_FIELD_MASK_VALUE_PAIRS_IP_PROTO_OFST 140
28609 #define MAE_FIELD_MASK_VALUE_PAIRS_IP_PROTO_LEN 1
28610 #define MAE_FIELD_MASK_VALUE_PAIRS_IP_PROTO_LBN 1120
28611 #define MAE_FIELD_MASK_VALUE_PAIRS_IP_PROTO_WIDTH 8
28612 #define MAE_FIELD_MASK_VALUE_PAIRS_IP_PROTO_MASK_OFST 141
28613 #define MAE_FIELD_MASK_VALUE_PAIRS_IP_PROTO_MASK_LEN 1
28614 #define MAE_FIELD_MASK_VALUE_PAIRS_IP_PROTO_MASK_LBN 1128
28615 #define MAE_FIELD_MASK_VALUE_PAIRS_IP_PROTO_MASK_WIDTH 8
28616 #define MAE_FIELD_MASK_VALUE_PAIRS_IP_TOS_OFST 142
28617 #define MAE_FIELD_MASK_VALUE_PAIRS_IP_TOS_LEN 1
28618 #define MAE_FIELD_MASK_VALUE_PAIRS_IP_TOS_LBN 1136
28619 #define MAE_FIELD_MASK_VALUE_PAIRS_IP_TOS_WIDTH 8
28620 #define MAE_FIELD_MASK_VALUE_PAIRS_IP_TOS_MASK_OFST 143
28621 #define MAE_FIELD_MASK_VALUE_PAIRS_IP_TOS_MASK_LEN 1
28622 #define MAE_FIELD_MASK_VALUE_PAIRS_IP_TOS_MASK_LBN 1144
28623 #define MAE_FIELD_MASK_VALUE_PAIRS_IP_TOS_MASK_WIDTH 8
28624 #define MAE_FIELD_MASK_VALUE_PAIRS_IP_TTL_OFST 144
28625 #define MAE_FIELD_MASK_VALUE_PAIRS_IP_TTL_LEN 1
28626 #define MAE_FIELD_MASK_VALUE_PAIRS_IP_TTL_LBN 1152
28627 #define MAE_FIELD_MASK_VALUE_PAIRS_IP_TTL_WIDTH 8
28628 #define MAE_FIELD_MASK_VALUE_PAIRS_IP_TTL_MASK_OFST 145
28629 #define MAE_FIELD_MASK_VALUE_PAIRS_IP_TTL_MASK_LEN 1
28630 #define MAE_FIELD_MASK_VALUE_PAIRS_IP_TTL_MASK_LBN 1160
28631 #define MAE_FIELD_MASK_VALUE_PAIRS_IP_TTL_MASK_WIDTH 8
28632 #define MAE_FIELD_MASK_VALUE_PAIRS_IP_FLAGS_BE_OFST 148
28633 #define MAE_FIELD_MASK_VALUE_PAIRS_IP_FLAGS_BE_LEN 4
28634 #define MAE_FIELD_MASK_VALUE_PAIRS_IP_FLAGS_BE_LBN 1184
28635 #define MAE_FIELD_MASK_VALUE_PAIRS_IP_FLAGS_BE_WIDTH 32
28636 #define MAE_FIELD_MASK_VALUE_PAIRS_IP_FLAGS_BE_MASK_OFST 152
28637 #define MAE_FIELD_MASK_VALUE_PAIRS_IP_FLAGS_BE_MASK_LEN 4
28638 #define MAE_FIELD_MASK_VALUE_PAIRS_IP_FLAGS_BE_MASK_LBN 1216
28639 #define MAE_FIELD_MASK_VALUE_PAIRS_IP_FLAGS_BE_MASK_WIDTH 32
28640 #define MAE_FIELD_MASK_VALUE_PAIRS_L4_SPORT_BE_OFST 156
28641 #define MAE_FIELD_MASK_VALUE_PAIRS_L4_SPORT_BE_LEN 2
28642 #define MAE_FIELD_MASK_VALUE_PAIRS_L4_SPORT_BE_LBN 1248
28643 #define MAE_FIELD_MASK_VALUE_PAIRS_L4_SPORT_BE_WIDTH 16
28644 #define MAE_FIELD_MASK_VALUE_PAIRS_L4_SPORT_BE_MASK_OFST 158
28645 #define MAE_FIELD_MASK_VALUE_PAIRS_L4_SPORT_BE_MASK_LEN 2
28646 #define MAE_FIELD_MASK_VALUE_PAIRS_L4_SPORT_BE_MASK_LBN 1264
28647 #define MAE_FIELD_MASK_VALUE_PAIRS_L4_SPORT_BE_MASK_WIDTH 16
28648 #define MAE_FIELD_MASK_VALUE_PAIRS_L4_DPORT_BE_OFST 160
28649 #define MAE_FIELD_MASK_VALUE_PAIRS_L4_DPORT_BE_LEN 2
28650 #define MAE_FIELD_MASK_VALUE_PAIRS_L4_DPORT_BE_LBN 1280
28651 #define MAE_FIELD_MASK_VALUE_PAIRS_L4_DPORT_BE_WIDTH 16
28652 #define MAE_FIELD_MASK_VALUE_PAIRS_L4_DPORT_BE_MASK_OFST 162
28653 #define MAE_FIELD_MASK_VALUE_PAIRS_L4_DPORT_BE_MASK_LEN 2
28654 #define MAE_FIELD_MASK_VALUE_PAIRS_L4_DPORT_BE_MASK_LBN 1296
28655 #define MAE_FIELD_MASK_VALUE_PAIRS_L4_DPORT_BE_MASK_WIDTH 16
28656 #define MAE_FIELD_MASK_VALUE_PAIRS_TCP_FLAGS_BE_OFST 164
28657 #define MAE_FIELD_MASK_VALUE_PAIRS_TCP_FLAGS_BE_LEN 2
28658 #define MAE_FIELD_MASK_VALUE_PAIRS_TCP_FLAGS_BE_LBN 1312
28659 #define MAE_FIELD_MASK_VALUE_PAIRS_TCP_FLAGS_BE_WIDTH 16
28660 #define MAE_FIELD_MASK_VALUE_PAIRS_TCP_FLAGS_BE_MASK_OFST 166
28661 #define MAE_FIELD_MASK_VALUE_PAIRS_TCP_FLAGS_BE_MASK_LEN 2
28662 #define MAE_FIELD_MASK_VALUE_PAIRS_TCP_FLAGS_BE_MASK_LBN 1328
28663 #define MAE_FIELD_MASK_VALUE_PAIRS_TCP_FLAGS_BE_MASK_WIDTH 16
28664 #define MAE_FIELD_MASK_VALUE_PAIRS_ENCAP_TYPE_OFST 168
28665 #define MAE_FIELD_MASK_VALUE_PAIRS_ENCAP_TYPE_LEN 4
28666 #define MAE_FIELD_MASK_VALUE_PAIRS_ENCAP_TYPE_LBN 1344
28667 #define MAE_FIELD_MASK_VALUE_PAIRS_ENCAP_TYPE_WIDTH 32
28668 #define MAE_FIELD_MASK_VALUE_PAIRS_ENCAP_TYPE_MASK_OFST 172
28669 #define MAE_FIELD_MASK_VALUE_PAIRS_ENCAP_TYPE_MASK_LEN 4
28670 #define MAE_FIELD_MASK_VALUE_PAIRS_ENCAP_TYPE_MASK_LBN 1376
28671 #define MAE_FIELD_MASK_VALUE_PAIRS_ENCAP_TYPE_MASK_WIDTH 32
28672 #define MAE_FIELD_MASK_VALUE_PAIRS_OUTER_RULE_ID_OFST 176
28673 #define MAE_FIELD_MASK_VALUE_PAIRS_OUTER_RULE_ID_LEN 4
28674 #define MAE_FIELD_MASK_VALUE_PAIRS_OUTER_RULE_ID_LBN 1408
28675 #define MAE_FIELD_MASK_VALUE_PAIRS_OUTER_RULE_ID_WIDTH 32
28676 #define MAE_FIELD_MASK_VALUE_PAIRS_OUTER_RULE_ID_MASK_OFST 180
28677 #define MAE_FIELD_MASK_VALUE_PAIRS_OUTER_RULE_ID_MASK_LEN 4
28678 #define MAE_FIELD_MASK_VALUE_PAIRS_OUTER_RULE_ID_MASK_LBN 1440
28679 #define MAE_FIELD_MASK_VALUE_PAIRS_OUTER_RULE_ID_MASK_WIDTH 32
28680 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_ETHER_TYPE_BE_OFST 184
28681 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_ETHER_TYPE_BE_LEN 2
28682 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_ETHER_TYPE_BE_LBN 1472
28683 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_ETHER_TYPE_BE_WIDTH 16
28684 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_ETHER_TYPE_BE_MASK_OFST 188
28685 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_ETHER_TYPE_BE_MASK_LEN 2
28686 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_ETHER_TYPE_BE_MASK_LBN 1504
28687 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_ETHER_TYPE_BE_MASK_WIDTH 16
28688 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_VLAN0_TCI_BE_OFST 192
28689 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_VLAN0_TCI_BE_LEN 2
28690 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_VLAN0_TCI_BE_LBN 1536
28691 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_VLAN0_TCI_BE_WIDTH 16
28692 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_VLAN0_TCI_BE_MASK_OFST 194
28693 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_VLAN0_TCI_BE_MASK_LEN 2
28694 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_VLAN0_TCI_BE_MASK_LBN 1552
28695 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_VLAN0_TCI_BE_MASK_WIDTH 16
28696 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_VLAN0_PROTO_BE_OFST 196
28697 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_VLAN0_PROTO_BE_LEN 2
28698 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_VLAN0_PROTO_BE_LBN 1568
28699 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_VLAN0_PROTO_BE_WIDTH 16
28700 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_VLAN0_PROTO_BE_MASK_OFST 198
28701 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_VLAN0_PROTO_BE_MASK_LEN 2
28702 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_VLAN0_PROTO_BE_MASK_LBN 1584
28703 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_VLAN0_PROTO_BE_MASK_WIDTH 16
28704 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_VLAN1_TCI_BE_OFST 200
28705 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_VLAN1_TCI_BE_LEN 2
28706 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_VLAN1_TCI_BE_LBN 1600
28707 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_VLAN1_TCI_BE_WIDTH 16
28708 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_VLAN1_TCI_BE_MASK_OFST 202
28709 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_VLAN1_TCI_BE_MASK_LEN 2
28710 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_VLAN1_TCI_BE_MASK_LBN 1616
28711 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_VLAN1_TCI_BE_MASK_WIDTH 16
28712 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_VLAN1_PROTO_BE_OFST 204
28713 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_VLAN1_PROTO_BE_LEN 2
28714 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_VLAN1_PROTO_BE_LBN 1632
28715 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_VLAN1_PROTO_BE_WIDTH 16
28716 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_VLAN1_PROTO_BE_MASK_OFST 206
28717 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_VLAN1_PROTO_BE_MASK_LEN 2
28718 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_VLAN1_PROTO_BE_MASK_LBN 1648
28719 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_VLAN1_PROTO_BE_MASK_WIDTH 16
28720 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_ETH_SADDR_BE_OFST 208
28721 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_ETH_SADDR_BE_LEN 6
28722 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_ETH_SADDR_BE_LBN 1664
28723 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_ETH_SADDR_BE_WIDTH 48
28724 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_ETH_SADDR_BE_MASK_OFST 214
28725 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_ETH_SADDR_BE_MASK_LEN 6
28726 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_ETH_SADDR_BE_MASK_LBN 1712
28727 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_ETH_SADDR_BE_MASK_WIDTH 48
28728 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_ETH_DADDR_BE_OFST 220
28729 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_ETH_DADDR_BE_LEN 6
28730 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_ETH_DADDR_BE_LBN 1760
28731 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_ETH_DADDR_BE_WIDTH 48
28732 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_ETH_DADDR_BE_MASK_OFST 226
28733 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_ETH_DADDR_BE_MASK_LEN 6
28734 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_ETH_DADDR_BE_MASK_LBN 1808
28735 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_ETH_DADDR_BE_MASK_WIDTH 48
28736 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_SRC_IP4_BE_OFST 232
28737 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_SRC_IP4_BE_LEN 4
28738 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_SRC_IP4_BE_LBN 1856
28739 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_SRC_IP4_BE_WIDTH 32
28740 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_SRC_IP4_BE_MASK_OFST 236
28741 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_SRC_IP4_BE_MASK_LEN 4
28742 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_SRC_IP4_BE_MASK_LBN 1888
28743 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_SRC_IP4_BE_MASK_WIDTH 32
28744 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_SRC_IP6_BE_OFST 240
28745 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_SRC_IP6_BE_LEN 16
28746 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_SRC_IP6_BE_LBN 1920
28747 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_SRC_IP6_BE_WIDTH 128
28748 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_SRC_IP6_BE_MASK_OFST 256
28749 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_SRC_IP6_BE_MASK_LEN 16
28750 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_SRC_IP6_BE_MASK_LBN 2048
28751 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_SRC_IP6_BE_MASK_WIDTH 128
28752 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_DST_IP4_BE_OFST 272
28753 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_DST_IP4_BE_LEN 4
28754 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_DST_IP4_BE_LBN 2176
28755 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_DST_IP4_BE_WIDTH 32
28756 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_DST_IP4_BE_MASK_OFST 276
28757 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_DST_IP4_BE_MASK_LEN 4
28758 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_DST_IP4_BE_MASK_LBN 2208
28759 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_DST_IP4_BE_MASK_WIDTH 32
28760 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_DST_IP6_BE_OFST 280
28761 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_DST_IP6_BE_LEN 16
28762 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_DST_IP6_BE_LBN 2240
28763 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_DST_IP6_BE_WIDTH 128
28764 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_DST_IP6_BE_MASK_OFST 296
28765 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_DST_IP6_BE_MASK_LEN 16
28766 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_DST_IP6_BE_MASK_LBN 2368
28767 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_DST_IP6_BE_MASK_WIDTH 128
28768 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_IP_PROTO_OFST 312
28769 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_IP_PROTO_LEN 1
28770 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_IP_PROTO_LBN 2496
28771 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_IP_PROTO_WIDTH 8
28772 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_IP_PROTO_MASK_OFST 313
28773 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_IP_PROTO_MASK_LEN 1
28774 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_IP_PROTO_MASK_LBN 2504
28775 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_IP_PROTO_MASK_WIDTH 8
28776 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_IP_TOS_OFST 314
28777 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_IP_TOS_LEN 1
28778 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_IP_TOS_LBN 2512
28779 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_IP_TOS_WIDTH 8
28780 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_IP_TOS_MASK_OFST 315
28781 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_IP_TOS_MASK_LEN 1
28782 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_IP_TOS_MASK_LBN 2520
28783 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_IP_TOS_MASK_WIDTH 8
28784 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_IP_TTL_OFST 316
28785 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_IP_TTL_LEN 1
28786 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_IP_TTL_LBN 2528
28787 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_IP_TTL_WIDTH 8
28788 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_IP_TTL_MASK_OFST 317
28789 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_IP_TTL_MASK_LEN 1
28790 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_IP_TTL_MASK_LBN 2536
28791 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_IP_TTL_MASK_WIDTH 8
28792 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_IP_FLAGS_BE_OFST 320
28793 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_IP_FLAGS_BE_LEN 4
28794 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_IP_FLAGS_BE_LBN 2560
28795 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_IP_FLAGS_BE_WIDTH 32
28796 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_IP_FLAGS_BE_MASK_OFST 324
28797 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_IP_FLAGS_BE_MASK_LEN 4
28798 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_IP_FLAGS_BE_MASK_LBN 2592
28799 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_IP_FLAGS_BE_MASK_WIDTH 32
28800 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_L4_SPORT_BE_OFST 328
28801 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_L4_SPORT_BE_LEN 2
28802 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_L4_SPORT_BE_LBN 2624
28803 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_L4_SPORT_BE_WIDTH 16
28804 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_L4_SPORT_BE_MASK_OFST 330
28805 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_L4_SPORT_BE_MASK_LEN 2
28806 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_L4_SPORT_BE_MASK_LBN 2640
28807 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_L4_SPORT_BE_MASK_WIDTH 16
28808 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_L4_DPORT_BE_OFST 332
28809 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_L4_DPORT_BE_LEN 2
28810 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_L4_DPORT_BE_LBN 2656
28811 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_L4_DPORT_BE_WIDTH 16
28812 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_L4_DPORT_BE_MASK_OFST 334
28813 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_L4_DPORT_BE_MASK_LEN 2
28814 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_L4_DPORT_BE_MASK_LBN 2672
28815 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_L4_DPORT_BE_MASK_WIDTH 16
28816 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_VNET_ID_BE_OFST 336
28817 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_VNET_ID_BE_LEN 4
28818 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_VNET_ID_BE_LBN 2688
28819 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_VNET_ID_BE_WIDTH 32
28820 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_VNET_ID_BE_MASK_OFST 340
28821 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_VNET_ID_BE_MASK_LEN 4
28822 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_VNET_ID_BE_MASK_LBN 2720
28823 #define MAE_FIELD_MASK_VALUE_PAIRS_ENC_VNET_ID_BE_MASK_WIDTH 32
28824
28825 /* MAE_FIELD_MASK_VALUE_PAIRS_V2 structuredef */
28826 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_LEN 372
28827 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_INGRESS_MPORT_SELECTOR_OFST 0
28828 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_INGRESS_MPORT_SELECTOR_LEN 4
28829 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_INGRESS_MPORT_SELECTOR_LBN 0
28830 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_INGRESS_MPORT_SELECTOR_WIDTH 32
28831 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_INGRESS_MPORT_SELECTOR_MASK_OFST 4
28832 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_INGRESS_MPORT_SELECTOR_MASK_LEN 4
28833 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_INGRESS_MPORT_SELECTOR_MASK_LBN 32
28834 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_INGRESS_MPORT_SELECTOR_MASK_WIDTH 32
28835 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_MARK_OFST 8
28836 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_MARK_LEN 4
28837 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_MARK_LBN 64
28838 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_MARK_WIDTH 32
28839 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_MARK_MASK_OFST 12
28840 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_MARK_MASK_LEN 4
28841 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_MARK_MASK_LBN 96
28842 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_MARK_MASK_WIDTH 32
28843 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ETHER_TYPE_BE_OFST 16
28844 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ETHER_TYPE_BE_LEN 2
28845 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ETHER_TYPE_BE_LBN 128
28846 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ETHER_TYPE_BE_WIDTH 16
28847 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ETHER_TYPE_BE_MASK_OFST 18
28848 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ETHER_TYPE_BE_MASK_LEN 2
28849 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ETHER_TYPE_BE_MASK_LBN 144
28850 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ETHER_TYPE_BE_MASK_WIDTH 16
28851 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_VLAN0_TCI_BE_OFST 20
28852 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_VLAN0_TCI_BE_LEN 2
28853 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_VLAN0_TCI_BE_LBN 160
28854 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_VLAN0_TCI_BE_WIDTH 16
28855 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_VLAN0_TCI_BE_MASK_OFST 22
28856 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_VLAN0_TCI_BE_MASK_LEN 2
28857 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_VLAN0_TCI_BE_MASK_LBN 176
28858 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_VLAN0_TCI_BE_MASK_WIDTH 16
28859 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_VLAN0_PROTO_BE_OFST 24
28860 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_VLAN0_PROTO_BE_LEN 2
28861 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_VLAN0_PROTO_BE_LBN 192
28862 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_VLAN0_PROTO_BE_WIDTH 16
28863 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_VLAN0_PROTO_BE_MASK_OFST 26
28864 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_VLAN0_PROTO_BE_MASK_LEN 2
28865 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_VLAN0_PROTO_BE_MASK_LBN 208
28866 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_VLAN0_PROTO_BE_MASK_WIDTH 16
28867 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_VLAN1_TCI_BE_OFST 28
28868 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_VLAN1_TCI_BE_LEN 2
28869 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_VLAN1_TCI_BE_LBN 224
28870 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_VLAN1_TCI_BE_WIDTH 16
28871 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_VLAN1_TCI_BE_MASK_OFST 30
28872 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_VLAN1_TCI_BE_MASK_LEN 2
28873 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_VLAN1_TCI_BE_MASK_LBN 240
28874 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_VLAN1_TCI_BE_MASK_WIDTH 16
28875 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_VLAN1_PROTO_BE_OFST 32
28876 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_VLAN1_PROTO_BE_LEN 2
28877 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_VLAN1_PROTO_BE_LBN 256
28878 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_VLAN1_PROTO_BE_WIDTH 16
28879 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_VLAN1_PROTO_BE_MASK_OFST 34
28880 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_VLAN1_PROTO_BE_MASK_LEN 2
28881 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_VLAN1_PROTO_BE_MASK_LBN 272
28882 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_VLAN1_PROTO_BE_MASK_WIDTH 16
28883 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ETH_SADDR_BE_OFST 36
28884 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ETH_SADDR_BE_LEN 6
28885 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ETH_SADDR_BE_LBN 288
28886 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ETH_SADDR_BE_WIDTH 48
28887 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ETH_SADDR_BE_MASK_OFST 42
28888 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ETH_SADDR_BE_MASK_LEN 6
28889 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ETH_SADDR_BE_MASK_LBN 336
28890 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ETH_SADDR_BE_MASK_WIDTH 48
28891 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ETH_DADDR_BE_OFST 48
28892 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ETH_DADDR_BE_LEN 6
28893 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ETH_DADDR_BE_LBN 384
28894 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ETH_DADDR_BE_WIDTH 48
28895 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ETH_DADDR_BE_MASK_OFST 54
28896 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ETH_DADDR_BE_MASK_LEN 6
28897 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ETH_DADDR_BE_MASK_LBN 432
28898 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ETH_DADDR_BE_MASK_WIDTH 48
28899 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_SRC_IP4_BE_OFST 60
28900 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_SRC_IP4_BE_LEN 4
28901 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_SRC_IP4_BE_LBN 480
28902 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_SRC_IP4_BE_WIDTH 32
28903 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_SRC_IP4_BE_MASK_OFST 64
28904 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_SRC_IP4_BE_MASK_LEN 4
28905 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_SRC_IP4_BE_MASK_LBN 512
28906 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_SRC_IP4_BE_MASK_WIDTH 32
28907 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_SRC_IP6_BE_OFST 68
28908 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_SRC_IP6_BE_LEN 16
28909 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_SRC_IP6_BE_LBN 544
28910 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_SRC_IP6_BE_WIDTH 128
28911 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_SRC_IP6_BE_MASK_OFST 84
28912 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_SRC_IP6_BE_MASK_LEN 16
28913 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_SRC_IP6_BE_MASK_LBN 672
28914 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_SRC_IP6_BE_MASK_WIDTH 128
28915 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_DST_IP4_BE_OFST 100
28916 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_DST_IP4_BE_LEN 4
28917 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_DST_IP4_BE_LBN 800
28918 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_DST_IP4_BE_WIDTH 32
28919 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_DST_IP4_BE_MASK_OFST 104
28920 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_DST_IP4_BE_MASK_LEN 4
28921 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_DST_IP4_BE_MASK_LBN 832
28922 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_DST_IP4_BE_MASK_WIDTH 32
28923 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_DST_IP6_BE_OFST 108
28924 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_DST_IP6_BE_LEN 16
28925 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_DST_IP6_BE_LBN 864
28926 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_DST_IP6_BE_WIDTH 128
28927 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_DST_IP6_BE_MASK_OFST 124
28928 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_DST_IP6_BE_MASK_LEN 16
28929 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_DST_IP6_BE_MASK_LBN 992
28930 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_DST_IP6_BE_MASK_WIDTH 128
28931 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_IP_PROTO_OFST 140
28932 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_IP_PROTO_LEN 1
28933 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_IP_PROTO_LBN 1120
28934 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_IP_PROTO_WIDTH 8
28935 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_IP_PROTO_MASK_OFST 141
28936 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_IP_PROTO_MASK_LEN 1
28937 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_IP_PROTO_MASK_LBN 1128
28938 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_IP_PROTO_MASK_WIDTH 8
28939 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_IP_TOS_OFST 142
28940 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_IP_TOS_LEN 1
28941 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_IP_TOS_LBN 1136
28942 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_IP_TOS_WIDTH 8
28943 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_IP_TOS_MASK_OFST 143
28944 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_IP_TOS_MASK_LEN 1
28945 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_IP_TOS_MASK_LBN 1144
28946 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_IP_TOS_MASK_WIDTH 8
28947 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_IP_TTL_OFST 144
28948 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_IP_TTL_LEN 1
28949 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_IP_TTL_LBN 1152
28950 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_IP_TTL_WIDTH 8
28951 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_IP_TTL_MASK_OFST 145
28952 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_IP_TTL_MASK_LEN 1
28953 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_IP_TTL_MASK_LBN 1160
28954 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_IP_TTL_MASK_WIDTH 8
28955 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_IP_FLAGS_BE_OFST 148
28956 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_IP_FLAGS_BE_LEN 4
28957 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_IP_FLAGS_BE_LBN 1184
28958 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_IP_FLAGS_BE_WIDTH 32
28959 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_IP_FLAGS_BE_MASK_OFST 152
28960 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_IP_FLAGS_BE_MASK_LEN 4
28961 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_IP_FLAGS_BE_MASK_LBN 1216
28962 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_IP_FLAGS_BE_MASK_WIDTH 32
28963 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_L4_SPORT_BE_OFST 156
28964 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_L4_SPORT_BE_LEN 2
28965 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_L4_SPORT_BE_LBN 1248
28966 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_L4_SPORT_BE_WIDTH 16
28967 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_L4_SPORT_BE_MASK_OFST 158
28968 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_L4_SPORT_BE_MASK_LEN 2
28969 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_L4_SPORT_BE_MASK_LBN 1264
28970 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_L4_SPORT_BE_MASK_WIDTH 16
28971 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_L4_DPORT_BE_OFST 160
28972 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_L4_DPORT_BE_LEN 2
28973 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_L4_DPORT_BE_LBN 1280
28974 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_L4_DPORT_BE_WIDTH 16
28975 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_L4_DPORT_BE_MASK_OFST 162
28976 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_L4_DPORT_BE_MASK_LEN 2
28977 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_L4_DPORT_BE_MASK_LBN 1296
28978 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_L4_DPORT_BE_MASK_WIDTH 16
28979 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_TCP_FLAGS_BE_OFST 164
28980 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_TCP_FLAGS_BE_LEN 2
28981 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_TCP_FLAGS_BE_LBN 1312
28982 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_TCP_FLAGS_BE_WIDTH 16
28983 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_TCP_FLAGS_BE_MASK_OFST 166
28984 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_TCP_FLAGS_BE_MASK_LEN 2
28985 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_TCP_FLAGS_BE_MASK_LBN 1328
28986 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_TCP_FLAGS_BE_MASK_WIDTH 16
28987 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENCAP_TYPE_OFST 168
28988 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENCAP_TYPE_LEN 4
28989 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENCAP_TYPE_LBN 1344
28990 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENCAP_TYPE_WIDTH 32
28991 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENCAP_TYPE_MASK_OFST 172
28992 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENCAP_TYPE_MASK_LEN 4
28993 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENCAP_TYPE_MASK_LBN 1376
28994 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENCAP_TYPE_MASK_WIDTH 32
28995 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_OUTER_RULE_ID_OFST 176
28996 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_OUTER_RULE_ID_LEN 4
28997 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_OUTER_RULE_ID_LBN 1408
28998 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_OUTER_RULE_ID_WIDTH 32
28999 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_OUTER_RULE_ID_MASK_OFST 180
29000 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_OUTER_RULE_ID_MASK_LEN 4
29001 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_OUTER_RULE_ID_MASK_LBN 1440
29002 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_OUTER_RULE_ID_MASK_WIDTH 32
29003 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_ETHER_TYPE_BE_OFST 184
29004 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_ETHER_TYPE_BE_LEN 2
29005 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_ETHER_TYPE_BE_LBN 1472
29006 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_ETHER_TYPE_BE_WIDTH 16
29007 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_ETHER_TYPE_BE_MASK_OFST 188
29008 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_ETHER_TYPE_BE_MASK_LEN 2
29009 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_ETHER_TYPE_BE_MASK_LBN 1504
29010 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_ETHER_TYPE_BE_MASK_WIDTH 16
29011 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_VLAN0_TCI_BE_OFST 192
29012 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_VLAN0_TCI_BE_LEN 2
29013 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_VLAN0_TCI_BE_LBN 1536
29014 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_VLAN0_TCI_BE_WIDTH 16
29015 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_VLAN0_TCI_BE_MASK_OFST 194
29016 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_VLAN0_TCI_BE_MASK_LEN 2
29017 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_VLAN0_TCI_BE_MASK_LBN 1552
29018 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_VLAN0_TCI_BE_MASK_WIDTH 16
29019 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_VLAN0_PROTO_BE_OFST 196
29020 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_VLAN0_PROTO_BE_LEN 2
29021 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_VLAN0_PROTO_BE_LBN 1568
29022 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_VLAN0_PROTO_BE_WIDTH 16
29023 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_VLAN0_PROTO_BE_MASK_OFST 198
29024 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_VLAN0_PROTO_BE_MASK_LEN 2
29025 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_VLAN0_PROTO_BE_MASK_LBN 1584
29026 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_VLAN0_PROTO_BE_MASK_WIDTH 16
29027 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_VLAN1_TCI_BE_OFST 200
29028 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_VLAN1_TCI_BE_LEN 2
29029 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_VLAN1_TCI_BE_LBN 1600
29030 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_VLAN1_TCI_BE_WIDTH 16
29031 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_VLAN1_TCI_BE_MASK_OFST 202
29032 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_VLAN1_TCI_BE_MASK_LEN 2
29033 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_VLAN1_TCI_BE_MASK_LBN 1616
29034 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_VLAN1_TCI_BE_MASK_WIDTH 16
29035 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_VLAN1_PROTO_BE_OFST 204
29036 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_VLAN1_PROTO_BE_LEN 2
29037 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_VLAN1_PROTO_BE_LBN 1632
29038 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_VLAN1_PROTO_BE_WIDTH 16
29039 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_VLAN1_PROTO_BE_MASK_OFST 206
29040 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_VLAN1_PROTO_BE_MASK_LEN 2
29041 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_VLAN1_PROTO_BE_MASK_LBN 1648
29042 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_VLAN1_PROTO_BE_MASK_WIDTH 16
29043 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_ETH_SADDR_BE_OFST 208
29044 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_ETH_SADDR_BE_LEN 6
29045 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_ETH_SADDR_BE_LBN 1664
29046 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_ETH_SADDR_BE_WIDTH 48
29047 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_ETH_SADDR_BE_MASK_OFST 214
29048 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_ETH_SADDR_BE_MASK_LEN 6
29049 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_ETH_SADDR_BE_MASK_LBN 1712
29050 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_ETH_SADDR_BE_MASK_WIDTH 48
29051 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_ETH_DADDR_BE_OFST 220
29052 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_ETH_DADDR_BE_LEN 6
29053 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_ETH_DADDR_BE_LBN 1760
29054 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_ETH_DADDR_BE_WIDTH 48
29055 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_ETH_DADDR_BE_MASK_OFST 226
29056 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_ETH_DADDR_BE_MASK_LEN 6
29057 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_ETH_DADDR_BE_MASK_LBN 1808
29058 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_ETH_DADDR_BE_MASK_WIDTH 48
29059 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_SRC_IP4_BE_OFST 232
29060 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_SRC_IP4_BE_LEN 4
29061 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_SRC_IP4_BE_LBN 1856
29062 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_SRC_IP4_BE_WIDTH 32
29063 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_SRC_IP4_BE_MASK_OFST 236
29064 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_SRC_IP4_BE_MASK_LEN 4
29065 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_SRC_IP4_BE_MASK_LBN 1888
29066 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_SRC_IP4_BE_MASK_WIDTH 32
29067 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_SRC_IP6_BE_OFST 240
29068 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_SRC_IP6_BE_LEN 16
29069 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_SRC_IP6_BE_LBN 1920
29070 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_SRC_IP6_BE_WIDTH 128
29071 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_SRC_IP6_BE_MASK_OFST 256
29072 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_SRC_IP6_BE_MASK_LEN 16
29073 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_SRC_IP6_BE_MASK_LBN 2048
29074 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_SRC_IP6_BE_MASK_WIDTH 128
29075 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_DST_IP4_BE_OFST 272
29076 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_DST_IP4_BE_LEN 4
29077 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_DST_IP4_BE_LBN 2176
29078 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_DST_IP4_BE_WIDTH 32
29079 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_DST_IP4_BE_MASK_OFST 276
29080 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_DST_IP4_BE_MASK_LEN 4
29081 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_DST_IP4_BE_MASK_LBN 2208
29082 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_DST_IP4_BE_MASK_WIDTH 32
29083 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_DST_IP6_BE_OFST 280
29084 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_DST_IP6_BE_LEN 16
29085 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_DST_IP6_BE_LBN 2240
29086 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_DST_IP6_BE_WIDTH 128
29087 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_DST_IP6_BE_MASK_OFST 296
29088 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_DST_IP6_BE_MASK_LEN 16
29089 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_DST_IP6_BE_MASK_LBN 2368
29090 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_DST_IP6_BE_MASK_WIDTH 128
29091 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_IP_PROTO_OFST 312
29092 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_IP_PROTO_LEN 1
29093 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_IP_PROTO_LBN 2496
29094 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_IP_PROTO_WIDTH 8
29095 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_IP_PROTO_MASK_OFST 313
29096 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_IP_PROTO_MASK_LEN 1
29097 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_IP_PROTO_MASK_LBN 2504
29098 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_IP_PROTO_MASK_WIDTH 8
29099 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_IP_TOS_OFST 314
29100 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_IP_TOS_LEN 1
29101 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_IP_TOS_LBN 2512
29102 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_IP_TOS_WIDTH 8
29103 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_IP_TOS_MASK_OFST 315
29104 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_IP_TOS_MASK_LEN 1
29105 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_IP_TOS_MASK_LBN 2520
29106 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_IP_TOS_MASK_WIDTH 8
29107 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_IP_TTL_OFST 316
29108 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_IP_TTL_LEN 1
29109 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_IP_TTL_LBN 2528
29110 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_IP_TTL_WIDTH 8
29111 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_IP_TTL_MASK_OFST 317
29112 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_IP_TTL_MASK_LEN 1
29113 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_IP_TTL_MASK_LBN 2536
29114 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_IP_TTL_MASK_WIDTH 8
29115 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_IP_FLAGS_BE_OFST 320
29116 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_IP_FLAGS_BE_LEN 4
29117 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_IP_FLAGS_BE_LBN 2560
29118 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_IP_FLAGS_BE_WIDTH 32
29119 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_IP_FLAGS_BE_MASK_OFST 324
29120 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_IP_FLAGS_BE_MASK_LEN 4
29121 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_IP_FLAGS_BE_MASK_LBN 2592
29122 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_IP_FLAGS_BE_MASK_WIDTH 32
29123 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_L4_SPORT_BE_OFST 328
29124 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_L4_SPORT_BE_LEN 2
29125 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_L4_SPORT_BE_LBN 2624
29126 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_L4_SPORT_BE_WIDTH 16
29127 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_L4_SPORT_BE_MASK_OFST 330
29128 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_L4_SPORT_BE_MASK_LEN 2
29129 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_L4_SPORT_BE_MASK_LBN 2640
29130 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_L4_SPORT_BE_MASK_WIDTH 16
29131 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_L4_DPORT_BE_OFST 332
29132 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_L4_DPORT_BE_LEN 2
29133 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_L4_DPORT_BE_LBN 2656
29134 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_L4_DPORT_BE_WIDTH 16
29135 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_L4_DPORT_BE_MASK_OFST 334
29136 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_L4_DPORT_BE_MASK_LEN 2
29137 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_L4_DPORT_BE_MASK_LBN 2672
29138 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_L4_DPORT_BE_MASK_WIDTH 16
29139 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_VNET_ID_BE_OFST 336
29140 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_VNET_ID_BE_LEN 4
29141 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_VNET_ID_BE_LBN 2688
29142 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_VNET_ID_BE_WIDTH 32
29143 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_VNET_ID_BE_MASK_OFST 340
29144 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_VNET_ID_BE_MASK_LEN 4
29145 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_VNET_ID_BE_MASK_LBN 2720
29146 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_VNET_ID_BE_MASK_WIDTH 32
29147 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_FLAGS_OFST 344
29148 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_FLAGS_LEN 4
29149 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_IS_IP_FRAG_OFST 344
29150 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_IS_IP_FRAG_LBN 0
29151 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_IS_IP_FRAG_WIDTH 1
29152 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_DO_CT_OFST 344
29153 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_DO_CT_LBN 1
29154 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_DO_CT_WIDTH 1
29155 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_CT_HIT_OFST 344
29156 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_CT_HIT_LBN 2
29157 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_CT_HIT_WIDTH 1
29158 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_IS_FROM_NETWORK_OFST 344
29159 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_IS_FROM_NETWORK_LBN 3
29160 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_IS_FROM_NETWORK_WIDTH 1
29161 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_HAS_OVLAN_OFST 344
29162 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_HAS_OVLAN_LBN 4
29163 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_HAS_OVLAN_WIDTH 1
29164 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_HAS_IVLAN_OFST 344
29165 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_HAS_IVLAN_LBN 5
29166 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_HAS_IVLAN_WIDTH 1
29167 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_HAS_OVLAN_OFST 344
29168 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_HAS_OVLAN_LBN 6
29169 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_HAS_OVLAN_WIDTH 1
29170 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_HAS_IVLAN_OFST 344
29171 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_HAS_IVLAN_LBN 7
29172 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_ENC_HAS_IVLAN_WIDTH 1
29173 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_TCP_SYN_FIN_RST_OFST 344
29174 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_TCP_SYN_FIN_RST_LBN 8
29175 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_TCP_SYN_FIN_RST_WIDTH 1
29176 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_IP_FIRST_FRAG_OFST 344
29177 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_IP_FIRST_FRAG_LBN 9
29178 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_IP_FIRST_FRAG_WIDTH 1
29179 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_FLAGS_LBN 2752
29180 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_FLAGS_WIDTH 32
29181 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_FLAGS_MASK_OFST 348
29182 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_FLAGS_MASK_LEN 4
29183 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_FLAGS_MASK_LBN 2784
29184 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_FLAGS_MASK_WIDTH 32
29185 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_CT_DOMAIN_OFST 352
29186 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_CT_DOMAIN_LEN 2
29187 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_CT_DOMAIN_LBN 2816
29188 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_CT_DOMAIN_WIDTH 16
29189 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_CT_DOMAIN_MASK_OFST 354
29190 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_CT_DOMAIN_MASK_LEN 2
29191 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_CT_DOMAIN_MASK_LBN 2832
29192 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_CT_DOMAIN_MASK_WIDTH 16
29193 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_CT_MARK_OFST 356
29194 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_CT_MARK_LEN 4
29195 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_CT_MARK_LBN 2848
29196 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_CT_MARK_WIDTH 32
29197 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_CT_MARK_MASK_OFST 360
29198 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_CT_MARK_MASK_LEN 4
29199 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_CT_MARK_MASK_LBN 2880
29200 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_CT_MARK_MASK_WIDTH 32
29201 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_CT_PRIVATE_FLAGS_OFST 364
29202 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_CT_PRIVATE_FLAGS_LEN 1
29203 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_CT_PRIVATE_FLAGS_LBN 2912
29204 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_CT_PRIVATE_FLAGS_WIDTH 8
29205 /* Set to zero. */
29206 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_RSVD2_OFST 365
29207 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_RSVD2_LEN 1
29208 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_RSVD2_LBN 2920
29209 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_RSVD2_WIDTH 8
29210 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_CT_PRIVATE_FLAGS_MASK_OFST 366
29211 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_CT_PRIVATE_FLAGS_MASK_LEN 1
29212 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_CT_PRIVATE_FLAGS_MASK_LBN 2928
29213 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_CT_PRIVATE_FLAGS_MASK_WIDTH 8
29214 /* Set to zero. */
29215 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_RSVD3_OFST 367
29216 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_RSVD3_LEN 1
29217 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_RSVD3_LBN 2936
29218 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_RSVD3_WIDTH 8
29219 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_RECIRC_ID_OFST 368
29220 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_RECIRC_ID_LEN 1
29221 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_RECIRC_ID_LBN 2944
29222 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_RECIRC_ID_WIDTH 8
29223 /* Set to zero */
29224 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_RSVD4_OFST 369
29225 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_RSVD4_LEN 1
29226 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_RSVD4_LBN 2952
29227 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_RSVD4_WIDTH 8
29228 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_RECIRC_ID_MASK_OFST 370
29229 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_RECIRC_ID_MASK_LEN 1
29230 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_RECIRC_ID_MASK_LBN 2960
29231 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_RECIRC_ID_MASK_WIDTH 8
29232 /* Set to zero */
29233 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_RSVD5_OFST 371
29234 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_RSVD5_LEN 1
29235 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_RSVD5_LBN 2968
29236 #define MAE_FIELD_MASK_VALUE_PAIRS_V2_RSVD5_WIDTH 8
29237
29238 /* MAE_MPORT_SELECTOR structuredef: MPORTS are identified by an opaque unsigned
29239  * integer value (mport_id) that is guaranteed to be representable within
29240  * 32-bits or within any NIC interface field that needs store the value
29241  * (whichever is narrowers). This selector structure provides a stable way to
29242  * refer to m-ports.
29243  */
29244 #define MAE_MPORT_SELECTOR_LEN 4
29245 /* Used to force the tools to output bitfield-style defines for this structure.
29246  */
29247 #define MAE_MPORT_SELECTOR_FLAT_OFST 0
29248 #define MAE_MPORT_SELECTOR_FLAT_LEN 4
29249 /* enum: An m-port selector value that is guaranteed never to represent a real
29250  * mport
29251  */
29252 #define MAE_MPORT_SELECTOR_NULL 0x0
29253 /* enum: The m-port assigned to the calling client. */
29254 #define MAE_MPORT_SELECTOR_ASSIGNED 0x1000000
29255 #define MAE_MPORT_SELECTOR_TYPE_OFST 0
29256 #define MAE_MPORT_SELECTOR_TYPE_LBN 24
29257 #define MAE_MPORT_SELECTOR_TYPE_WIDTH 8
29258 /* enum: The MPORT connected to a given physical port */
29259 #define MAE_MPORT_SELECTOR_TYPE_PPORT 0x2
29260 /* enum: The MPORT assigned to a given PCIe function. Deprecated in favour of
29261  * MH_FUNC.
29262  */
29263 #define MAE_MPORT_SELECTOR_TYPE_FUNC 0x3
29264 /* enum: An mport_id */
29265 #define MAE_MPORT_SELECTOR_TYPE_MPORT_ID 0x4
29266 /* enum: The MPORT assigned to a given PCIe function (see also FWRIVERHD-1108)
29267  */
29268 #define MAE_MPORT_SELECTOR_TYPE_MH_FUNC 0x5
29269 /* enum: This is guaranteed never to be a valid selector type */
29270 #define MAE_MPORT_SELECTOR_TYPE_INVALID 0xff
29271 #define MAE_MPORT_SELECTOR_MPORT_ID_OFST 0
29272 #define MAE_MPORT_SELECTOR_MPORT_ID_LBN 0
29273 #define MAE_MPORT_SELECTOR_MPORT_ID_WIDTH 24
29274 #define MAE_MPORT_SELECTOR_PPORT_ID_OFST 0
29275 #define MAE_MPORT_SELECTOR_PPORT_ID_LBN 0
29276 #define MAE_MPORT_SELECTOR_PPORT_ID_WIDTH 4
29277 #define MAE_MPORT_SELECTOR_FUNC_INTF_ID_OFST 0
29278 #define MAE_MPORT_SELECTOR_FUNC_INTF_ID_LBN 20
29279 #define MAE_MPORT_SELECTOR_FUNC_INTF_ID_WIDTH 4
29280 #define MAE_MPORT_SELECTOR_HOST_PRIMARY 0x1 /* enum */
29281 #define MAE_MPORT_SELECTOR_NIC_EMBEDDED 0x2 /* enum */
29282 /* enum: Deprecated, use CALLER_INTF instead. */
29283 #define MAE_MPORT_SELECTOR_CALLER 0xf
29284 #define MAE_MPORT_SELECTOR_CALLER_INTF 0xf /* enum */
29285 #define MAE_MPORT_SELECTOR_FUNC_MH_PF_ID_OFST 0
29286 #define MAE_MPORT_SELECTOR_FUNC_MH_PF_ID_LBN 16
29287 #define MAE_MPORT_SELECTOR_FUNC_MH_PF_ID_WIDTH 4
29288 #define MAE_MPORT_SELECTOR_FUNC_PF_ID_OFST 0
29289 #define MAE_MPORT_SELECTOR_FUNC_PF_ID_LBN 16
29290 #define MAE_MPORT_SELECTOR_FUNC_PF_ID_WIDTH 8
29291 #define MAE_MPORT_SELECTOR_FUNC_VF_ID_OFST 0
29292 #define MAE_MPORT_SELECTOR_FUNC_VF_ID_LBN 0
29293 #define MAE_MPORT_SELECTOR_FUNC_VF_ID_WIDTH 16
29294 /* enum: Used for VF_ID to indicate a physical function. */
29295 #define MAE_MPORT_SELECTOR_FUNC_VF_ID_NULL 0xffff
29296 /* enum: Used for PF_ID to indicate the physical function of the calling
29297  * client. - When used by a PF with VF_ID == VF_ID_NULL, the mport selector
29298  * relates to the calling function. (For clarity, it is recommended that
29299  * clients use ASSIGNED to achieve this behaviour). - When used by a PF with
29300  * VF_ID != VF_ID_NULL, the mport selector relates to a VF child of the calling
29301  * function. - When used by a VF with VF_ID == VF_ID_NULL, the mport selector
29302  * relates to the PF owning the calling function. - When used by a VF with
29303  * VF_ID != VF_ID_NULL, the mport selector relates to a sibling VF of the
29304  * calling function. - Not meaningful used by a client that is not a PCIe
29305  * function.
29306  */
29307 #define MAE_MPORT_SELECTOR_FUNC_PF_ID_CALLER 0xff
29308 /* enum: Same as PF_ID_CALLER, but for use in the smaller MH_PF_ID field. Only
29309  * valid if FUNC_INTF_ID is CALLER.
29310  */
29311 #define MAE_MPORT_SELECTOR_FUNC_MH_PF_ID_CALLER 0xf
29312 #define MAE_MPORT_SELECTOR_FLAT_LBN 0
29313 #define MAE_MPORT_SELECTOR_FLAT_WIDTH 32
29314
29315 /* MAE_LINK_ENDPOINT_SELECTOR structuredef: Structure that identifies a real or
29316  * virtual network port by MAE port and link end
29317  */
29318 #define MAE_LINK_ENDPOINT_SELECTOR_LEN 8
29319 /* The MAE MPORT of interest */
29320 #define MAE_LINK_ENDPOINT_SELECTOR_MPORT_SELECTOR_OFST 0
29321 #define MAE_LINK_ENDPOINT_SELECTOR_MPORT_SELECTOR_LEN 4
29322 #define MAE_LINK_ENDPOINT_SELECTOR_MPORT_SELECTOR_LBN 0
29323 #define MAE_LINK_ENDPOINT_SELECTOR_MPORT_SELECTOR_WIDTH 32
29324 /* Which end of the link identified by MPORT to consider */
29325 #define MAE_LINK_ENDPOINT_SELECTOR_LINK_END_OFST 4
29326 #define MAE_LINK_ENDPOINT_SELECTOR_LINK_END_LEN 4
29327 /*            Enum values, see field(s): */
29328 /*               MAE_MPORT_END */
29329 #define MAE_LINK_ENDPOINT_SELECTOR_LINK_END_LBN 32
29330 #define MAE_LINK_ENDPOINT_SELECTOR_LINK_END_WIDTH 32
29331 /* A field for accessing the endpoint selector as a collection of bits */
29332 #define MAE_LINK_ENDPOINT_SELECTOR_FLAT_OFST 0
29333 #define MAE_LINK_ENDPOINT_SELECTOR_FLAT_LEN 8
29334 #define MAE_LINK_ENDPOINT_SELECTOR_FLAT_LO_OFST 0
29335 #define MAE_LINK_ENDPOINT_SELECTOR_FLAT_LO_LEN 4
29336 #define MAE_LINK_ENDPOINT_SELECTOR_FLAT_LO_LBN 0
29337 #define MAE_LINK_ENDPOINT_SELECTOR_FLAT_LO_WIDTH 32
29338 #define MAE_LINK_ENDPOINT_SELECTOR_FLAT_HI_OFST 4
29339 #define MAE_LINK_ENDPOINT_SELECTOR_FLAT_HI_LEN 4
29340 #define MAE_LINK_ENDPOINT_SELECTOR_FLAT_HI_LBN 32
29341 #define MAE_LINK_ENDPOINT_SELECTOR_FLAT_HI_WIDTH 32
29342 /* enum: Set FLAT to this value to obtain backward-compatible behaviour in
29343  * commands that have been extended to take a MAE_LINK_ENDPOINT_SELECTOR
29344  * argument. New commands that are designed to take such an argument from the
29345  * start will not support this.
29346  */
29347 #define MAE_LINK_ENDPOINT_SELECTOR_MAE_LINK_ENDPOINT_COMPAT 0x0
29348 #define MAE_LINK_ENDPOINT_SELECTOR_FLAT_LBN 0
29349 #define MAE_LINK_ENDPOINT_SELECTOR_FLAT_WIDTH 64
29350
29351
29352 /***********************************/
29353 /* MC_CMD_MAE_GET_CAPS
29354  * Describes capabilities of the MAE (Match-Action Engine)
29355  */
29356 #define MC_CMD_MAE_GET_CAPS 0x140
29357 #define MC_CMD_MAE_GET_CAPS_MSGSET 0x140
29358 #undef  MC_CMD_0x140_PRIVILEGE_CTG
29359
29360 #define MC_CMD_0x140_PRIVILEGE_CTG SRIOV_CTG_GENERAL
29361
29362 /* MC_CMD_MAE_GET_CAPS_IN msgrequest */
29363 #define MC_CMD_MAE_GET_CAPS_IN_LEN 0
29364
29365 /* MC_CMD_MAE_GET_CAPS_OUT msgresponse */
29366 #define MC_CMD_MAE_GET_CAPS_OUT_LEN 52
29367 /* The number of field IDs that the NIC supports. Any field with a ID greater
29368  * than or equal to the value returned in this field must be treated as having
29369  * a support level of MAE_FIELD_UNSUPPORTED in all requests.
29370  */
29371 #define MC_CMD_MAE_GET_CAPS_OUT_MATCH_FIELD_COUNT_OFST 0
29372 #define MC_CMD_MAE_GET_CAPS_OUT_MATCH_FIELD_COUNT_LEN 4
29373 #define MC_CMD_MAE_GET_CAPS_OUT_ENCAP_TYPES_SUPPORTED_OFST 4
29374 #define MC_CMD_MAE_GET_CAPS_OUT_ENCAP_TYPES_SUPPORTED_LEN 4
29375 #define MC_CMD_MAE_GET_CAPS_OUT_ENCAP_TYPE_VXLAN_OFST 4
29376 #define MC_CMD_MAE_GET_CAPS_OUT_ENCAP_TYPE_VXLAN_LBN 0
29377 #define MC_CMD_MAE_GET_CAPS_OUT_ENCAP_TYPE_VXLAN_WIDTH 1
29378 #define MC_CMD_MAE_GET_CAPS_OUT_ENCAP_TYPE_NVGRE_OFST 4
29379 #define MC_CMD_MAE_GET_CAPS_OUT_ENCAP_TYPE_NVGRE_LBN 1
29380 #define MC_CMD_MAE_GET_CAPS_OUT_ENCAP_TYPE_NVGRE_WIDTH 1
29381 #define MC_CMD_MAE_GET_CAPS_OUT_ENCAP_TYPE_GENEVE_OFST 4
29382 #define MC_CMD_MAE_GET_CAPS_OUT_ENCAP_TYPE_GENEVE_LBN 2
29383 #define MC_CMD_MAE_GET_CAPS_OUT_ENCAP_TYPE_GENEVE_WIDTH 1
29384 #define MC_CMD_MAE_GET_CAPS_OUT_ENCAP_TYPE_L2GRE_OFST 4
29385 #define MC_CMD_MAE_GET_CAPS_OUT_ENCAP_TYPE_L2GRE_LBN 3
29386 #define MC_CMD_MAE_GET_CAPS_OUT_ENCAP_TYPE_L2GRE_WIDTH 1
29387 /* The total number of counters available to allocate. */
29388 #define MC_CMD_MAE_GET_CAPS_OUT_COUNTERS_OFST 8
29389 #define MC_CMD_MAE_GET_CAPS_OUT_COUNTERS_LEN 4
29390 /* The total number of counters lists available to allocate. A value of zero
29391  * indicates that counter lists are not supported by the NIC. (But single
29392  * counters may still be.)
29393  */
29394 #define MC_CMD_MAE_GET_CAPS_OUT_COUNTER_LISTS_OFST 12
29395 #define MC_CMD_MAE_GET_CAPS_OUT_COUNTER_LISTS_LEN 4
29396 /* The total number of encap header structures available to allocate. */
29397 #define MC_CMD_MAE_GET_CAPS_OUT_ENCAP_HEADER_LIMIT_OFST 16
29398 #define MC_CMD_MAE_GET_CAPS_OUT_ENCAP_HEADER_LIMIT_LEN 4
29399 /* Reserved. Should be zero. */
29400 #define MC_CMD_MAE_GET_CAPS_OUT_RSVD_OFST 20
29401 #define MC_CMD_MAE_GET_CAPS_OUT_RSVD_LEN 4
29402 /* The total number of action sets available to allocate. */
29403 #define MC_CMD_MAE_GET_CAPS_OUT_ACTION_SETS_OFST 24
29404 #define MC_CMD_MAE_GET_CAPS_OUT_ACTION_SETS_LEN 4
29405 /* The total number of action set lists available to allocate. */
29406 #define MC_CMD_MAE_GET_CAPS_OUT_ACTION_SET_LISTS_OFST 28
29407 #define MC_CMD_MAE_GET_CAPS_OUT_ACTION_SET_LISTS_LEN 4
29408 /* The total number of outer rules available to allocate. */
29409 #define MC_CMD_MAE_GET_CAPS_OUT_OUTER_RULES_OFST 32
29410 #define MC_CMD_MAE_GET_CAPS_OUT_OUTER_RULES_LEN 4
29411 /* The total number of action rules available to allocate. */
29412 #define MC_CMD_MAE_GET_CAPS_OUT_ACTION_RULES_OFST 36
29413 #define MC_CMD_MAE_GET_CAPS_OUT_ACTION_RULES_LEN 4
29414 /* The number of priorities available for ACTION_RULE filters. It is invalid to
29415  * install a MATCH_ACTION filter with a priority number >= ACTION_PRIOS.
29416  */
29417 #define MC_CMD_MAE_GET_CAPS_OUT_ACTION_PRIOS_OFST 40
29418 #define MC_CMD_MAE_GET_CAPS_OUT_ACTION_PRIOS_LEN 4
29419 /* The number of priorities available for OUTER_RULE filters. It is invalid to
29420  * install an OUTER_RULE filter with a priority number >= OUTER_PRIOS.
29421  */
29422 #define MC_CMD_MAE_GET_CAPS_OUT_OUTER_PRIOS_OFST 44
29423 #define MC_CMD_MAE_GET_CAPS_OUT_OUTER_PRIOS_LEN 4
29424 /* MAE API major version. Currently 1. If this field is not present in the
29425  * response (i.e. response shorter than 384 bits), then its value is zero. If
29426  * the value does not match the client's expectations, the client should raise
29427  * a fatal error.
29428  */
29429 #define MC_CMD_MAE_GET_CAPS_OUT_API_VER_OFST 48
29430 #define MC_CMD_MAE_GET_CAPS_OUT_API_VER_LEN 4
29431
29432
29433 /***********************************/
29434 /* MC_CMD_MAE_GET_AR_CAPS
29435  * Get a level of support for match fields when used in match-action rules
29436  */
29437 #define MC_CMD_MAE_GET_AR_CAPS 0x141
29438 #define MC_CMD_MAE_GET_AR_CAPS_MSGSET 0x141
29439 #undef  MC_CMD_0x141_PRIVILEGE_CTG
29440
29441 #define MC_CMD_0x141_PRIVILEGE_CTG SRIOV_CTG_MAE
29442
29443 /* MC_CMD_MAE_GET_AR_CAPS_IN msgrequest */
29444 #define MC_CMD_MAE_GET_AR_CAPS_IN_LEN 0
29445
29446 /* MC_CMD_MAE_GET_AR_CAPS_OUT msgresponse */
29447 #define MC_CMD_MAE_GET_AR_CAPS_OUT_LENMIN 4
29448 #define MC_CMD_MAE_GET_AR_CAPS_OUT_LENMAX 252
29449 #define MC_CMD_MAE_GET_AR_CAPS_OUT_LENMAX_MCDI2 1020
29450 #define MC_CMD_MAE_GET_AR_CAPS_OUT_LEN(num) (4+4*(num))
29451 #define MC_CMD_MAE_GET_AR_CAPS_OUT_FIELD_FLAGS_NUM(len) (((len)-4)/4)
29452 /* Number of fields actually returned in FIELD_FLAGS. */
29453 #define MC_CMD_MAE_GET_AR_CAPS_OUT_COUNT_OFST 0
29454 #define MC_CMD_MAE_GET_AR_CAPS_OUT_COUNT_LEN 4
29455 /* Array of values indicating the NIC's support for a given field, indexed by
29456  * field id. The driver must ensure space for
29457  * MC_CMD_MAE_GET_CAPS.MATCH_FIELD_COUNT entries in the array..
29458  */
29459 #define MC_CMD_MAE_GET_AR_CAPS_OUT_FIELD_FLAGS_OFST 4
29460 #define MC_CMD_MAE_GET_AR_CAPS_OUT_FIELD_FLAGS_LEN 4
29461 #define MC_CMD_MAE_GET_AR_CAPS_OUT_FIELD_FLAGS_MINNUM 0
29462 #define MC_CMD_MAE_GET_AR_CAPS_OUT_FIELD_FLAGS_MAXNUM 62
29463 #define MC_CMD_MAE_GET_AR_CAPS_OUT_FIELD_FLAGS_MAXNUM_MCDI2 254
29464
29465
29466 /***********************************/
29467 /* MC_CMD_MAE_GET_OR_CAPS
29468  * Get a level of support for fields used in outer rule keys.
29469  */
29470 #define MC_CMD_MAE_GET_OR_CAPS 0x142
29471 #define MC_CMD_MAE_GET_OR_CAPS_MSGSET 0x142
29472 #undef  MC_CMD_0x142_PRIVILEGE_CTG
29473
29474 #define MC_CMD_0x142_PRIVILEGE_CTG SRIOV_CTG_MAE
29475
29476 /* MC_CMD_MAE_GET_OR_CAPS_IN msgrequest */
29477 #define MC_CMD_MAE_GET_OR_CAPS_IN_LEN 0
29478
29479 /* MC_CMD_MAE_GET_OR_CAPS_OUT msgresponse */
29480 #define MC_CMD_MAE_GET_OR_CAPS_OUT_LENMIN 4
29481 #define MC_CMD_MAE_GET_OR_CAPS_OUT_LENMAX 252
29482 #define MC_CMD_MAE_GET_OR_CAPS_OUT_LENMAX_MCDI2 1020
29483 #define MC_CMD_MAE_GET_OR_CAPS_OUT_LEN(num) (4+4*(num))
29484 #define MC_CMD_MAE_GET_OR_CAPS_OUT_FIELD_FLAGS_NUM(len) (((len)-4)/4)
29485 /* Number of fields actually returned in FIELD_FLAGS. */
29486 #define MC_CMD_MAE_GET_OR_CAPS_OUT_COUNT_OFST 0
29487 #define MC_CMD_MAE_GET_OR_CAPS_OUT_COUNT_LEN 4
29488 /* Same semantics as MC_CMD_MAE_GET_AR_CAPS.MAE_FIELD_FLAGS */
29489 #define MC_CMD_MAE_GET_OR_CAPS_OUT_FIELD_FLAGS_OFST 4
29490 #define MC_CMD_MAE_GET_OR_CAPS_OUT_FIELD_FLAGS_LEN 4
29491 #define MC_CMD_MAE_GET_OR_CAPS_OUT_FIELD_FLAGS_MINNUM 0
29492 #define MC_CMD_MAE_GET_OR_CAPS_OUT_FIELD_FLAGS_MAXNUM 62
29493 #define MC_CMD_MAE_GET_OR_CAPS_OUT_FIELD_FLAGS_MAXNUM_MCDI2 254
29494
29495
29496 /***********************************/
29497 /* MC_CMD_MAE_COUNTER_ALLOC
29498  * Allocate match-action-engine counters, which can be referenced in Action
29499  * Rules.
29500  */
29501 #define MC_CMD_MAE_COUNTER_ALLOC 0x143
29502 #define MC_CMD_MAE_COUNTER_ALLOC_MSGSET 0x143
29503 #undef  MC_CMD_0x143_PRIVILEGE_CTG
29504
29505 #define MC_CMD_0x143_PRIVILEGE_CTG SRIOV_CTG_MAE
29506
29507 /* MC_CMD_MAE_COUNTER_ALLOC_IN msgrequest */
29508 #define MC_CMD_MAE_COUNTER_ALLOC_IN_LEN 4
29509 /* The number of counters that the driver would like allocated */
29510 #define MC_CMD_MAE_COUNTER_ALLOC_IN_REQUESTED_COUNT_OFST 0
29511 #define MC_CMD_MAE_COUNTER_ALLOC_IN_REQUESTED_COUNT_LEN 4
29512
29513 /* MC_CMD_MAE_COUNTER_ALLOC_OUT msgresponse */
29514 #define MC_CMD_MAE_COUNTER_ALLOC_OUT_LENMIN 12
29515 #define MC_CMD_MAE_COUNTER_ALLOC_OUT_LENMAX 252
29516 #define MC_CMD_MAE_COUNTER_ALLOC_OUT_LENMAX_MCDI2 1020
29517 #define MC_CMD_MAE_COUNTER_ALLOC_OUT_LEN(num) (8+4*(num))
29518 #define MC_CMD_MAE_COUNTER_ALLOC_OUT_COUNTER_ID_NUM(len) (((len)-8)/4)
29519 /* Generation count. Packets with generation count >= GENERATION_COUNT will
29520  * contain valid counter values for counter IDs allocated in this call, unless
29521  * the counter values are zero and zero squash is enabled.
29522  */
29523 #define MC_CMD_MAE_COUNTER_ALLOC_OUT_GENERATION_COUNT_OFST 0
29524 #define MC_CMD_MAE_COUNTER_ALLOC_OUT_GENERATION_COUNT_LEN 4
29525 /* The number of counter IDs that the NIC allocated. It is never less than 1;
29526  * failure to allocate a single counter will cause an error to be returned. It
29527  * is never greater than REQUESTED_COUNT, but may be less.
29528  */
29529 #define MC_CMD_MAE_COUNTER_ALLOC_OUT_COUNTER_ID_COUNT_OFST 4
29530 #define MC_CMD_MAE_COUNTER_ALLOC_OUT_COUNTER_ID_COUNT_LEN 4
29531 /* An array containing the IDs for the counters allocated. */
29532 #define MC_CMD_MAE_COUNTER_ALLOC_OUT_COUNTER_ID_OFST 8
29533 #define MC_CMD_MAE_COUNTER_ALLOC_OUT_COUNTER_ID_LEN 4
29534 #define MC_CMD_MAE_COUNTER_ALLOC_OUT_COUNTER_ID_MINNUM 1
29535 #define MC_CMD_MAE_COUNTER_ALLOC_OUT_COUNTER_ID_MAXNUM 61
29536 #define MC_CMD_MAE_COUNTER_ALLOC_OUT_COUNTER_ID_MAXNUM_MCDI2 253
29537 /* enum: A counter ID that is guaranteed never to represent a real counter */
29538 #define MC_CMD_MAE_COUNTER_ALLOC_OUT_COUNTER_ID_NULL 0xffffffff
29539
29540
29541 /***********************************/
29542 /* MC_CMD_MAE_COUNTER_FREE
29543  * Free match-action-engine counters
29544  */
29545 #define MC_CMD_MAE_COUNTER_FREE 0x144
29546 #define MC_CMD_MAE_COUNTER_FREE_MSGSET 0x144
29547 #undef  MC_CMD_0x144_PRIVILEGE_CTG
29548
29549 #define MC_CMD_0x144_PRIVILEGE_CTG SRIOV_CTG_MAE
29550
29551 /* MC_CMD_MAE_COUNTER_FREE_IN msgrequest */
29552 #define MC_CMD_MAE_COUNTER_FREE_IN_LENMIN 8
29553 #define MC_CMD_MAE_COUNTER_FREE_IN_LENMAX 132
29554 #define MC_CMD_MAE_COUNTER_FREE_IN_LENMAX_MCDI2 132
29555 #define MC_CMD_MAE_COUNTER_FREE_IN_LEN(num) (4+4*(num))
29556 #define MC_CMD_MAE_COUNTER_FREE_IN_FREE_COUNTER_ID_NUM(len) (((len)-4)/4)
29557 /* The number of counter IDs to be freed. */
29558 #define MC_CMD_MAE_COUNTER_FREE_IN_COUNTER_ID_COUNT_OFST 0
29559 #define MC_CMD_MAE_COUNTER_FREE_IN_COUNTER_ID_COUNT_LEN 4
29560 /* An array containing the counter IDs to be freed. */
29561 #define MC_CMD_MAE_COUNTER_FREE_IN_FREE_COUNTER_ID_OFST 4
29562 #define MC_CMD_MAE_COUNTER_FREE_IN_FREE_COUNTER_ID_LEN 4
29563 #define MC_CMD_MAE_COUNTER_FREE_IN_FREE_COUNTER_ID_MINNUM 1
29564 #define MC_CMD_MAE_COUNTER_FREE_IN_FREE_COUNTER_ID_MAXNUM 32
29565 #define MC_CMD_MAE_COUNTER_FREE_IN_FREE_COUNTER_ID_MAXNUM_MCDI2 32
29566
29567 /* MC_CMD_MAE_COUNTER_FREE_OUT msgresponse */
29568 #define MC_CMD_MAE_COUNTER_FREE_OUT_LENMIN 12
29569 #define MC_CMD_MAE_COUNTER_FREE_OUT_LENMAX 136
29570 #define MC_CMD_MAE_COUNTER_FREE_OUT_LENMAX_MCDI2 136
29571 #define MC_CMD_MAE_COUNTER_FREE_OUT_LEN(num) (8+4*(num))
29572 #define MC_CMD_MAE_COUNTER_FREE_OUT_FREED_COUNTER_ID_NUM(len) (((len)-8)/4)
29573 /* Generation count. A packet with generation count == GENERATION_COUNT will
29574  * contain the final values for these counter IDs, unless the counter values
29575  * are zero and zero squash is enabled. Receiving a packet with generation
29576  * count > GENERATION_COUNT guarantees that no more values will be written for
29577  * these counters. If values for these counter IDs are present, the counter ID
29578  * has been reallocated. A counter ID will not be reallocated within a single
29579  * read cycle as this would merge increments from the 'old' and 'new' counters.
29580  */
29581 #define MC_CMD_MAE_COUNTER_FREE_OUT_GENERATION_COUNT_OFST 0
29582 #define MC_CMD_MAE_COUNTER_FREE_OUT_GENERATION_COUNT_LEN 4
29583 /* The number of counter IDs actually freed. It is never less than 1; failure
29584  * to free a single counter will cause an error to be returned. It is never
29585  * greater than the number that were requested to be freed, but may be less if
29586  * counters could not be freed.
29587  */
29588 #define MC_CMD_MAE_COUNTER_FREE_OUT_COUNTER_ID_COUNT_OFST 4
29589 #define MC_CMD_MAE_COUNTER_FREE_OUT_COUNTER_ID_COUNT_LEN 4
29590 /* An array containing the IDs for the counters to that were freed. Note,
29591  * failure to free a counter can only occur on incorrect driver behaviour, so
29592  * asserting that the expected counters were freed is reasonable. When
29593  * debugging, attempting to free a single counter at a time will provide a
29594  * reason for the failure to free said counter.
29595  */
29596 #define MC_CMD_MAE_COUNTER_FREE_OUT_FREED_COUNTER_ID_OFST 8
29597 #define MC_CMD_MAE_COUNTER_FREE_OUT_FREED_COUNTER_ID_LEN 4
29598 #define MC_CMD_MAE_COUNTER_FREE_OUT_FREED_COUNTER_ID_MINNUM 1
29599 #define MC_CMD_MAE_COUNTER_FREE_OUT_FREED_COUNTER_ID_MAXNUM 32
29600 #define MC_CMD_MAE_COUNTER_FREE_OUT_FREED_COUNTER_ID_MAXNUM_MCDI2 32
29601
29602
29603 /***********************************/
29604 /* MC_CMD_MAE_COUNTERS_STREAM_START
29605  * Start streaming counter values, specifying an RxQ to deliver packets to.
29606  * Counters allocated to the calling function will be written in a round robin
29607  * at a fixed cycle rate, assuming sufficient credits are available. The driver
29608  * may cause the counter values to be written at a slower rate by constraining
29609  * the availability of credits. Note that if the driver wishes to deliver
29610  * packets to a different queue, it must call MAE_COUNTERS_STREAM_STOP to stop
29611  * delivering packets to the current queue first.
29612  */
29613 #define MC_CMD_MAE_COUNTERS_STREAM_START 0x151
29614 #define MC_CMD_MAE_COUNTERS_STREAM_START_MSGSET 0x151
29615 #undef  MC_CMD_0x151_PRIVILEGE_CTG
29616
29617 #define MC_CMD_0x151_PRIVILEGE_CTG SRIOV_CTG_MAE
29618
29619 /* MC_CMD_MAE_COUNTERS_STREAM_START_IN msgrequest */
29620 #define MC_CMD_MAE_COUNTERS_STREAM_START_IN_LEN 8
29621 /* The RxQ to write packets to. */
29622 #define MC_CMD_MAE_COUNTERS_STREAM_START_IN_QID_OFST 0
29623 #define MC_CMD_MAE_COUNTERS_STREAM_START_IN_QID_LEN 2
29624 /* Maximum size in bytes of packets that may be written to the RxQ. */
29625 #define MC_CMD_MAE_COUNTERS_STREAM_START_IN_PACKET_SIZE_OFST 2
29626 #define MC_CMD_MAE_COUNTERS_STREAM_START_IN_PACKET_SIZE_LEN 2
29627 /* Optional flags. */
29628 #define MC_CMD_MAE_COUNTERS_STREAM_START_IN_FLAGS_OFST 4
29629 #define MC_CMD_MAE_COUNTERS_STREAM_START_IN_FLAGS_LEN 4
29630 #define MC_CMD_MAE_COUNTERS_STREAM_START_IN_ZERO_SQUASH_DISABLE_OFST 4
29631 #define MC_CMD_MAE_COUNTERS_STREAM_START_IN_ZERO_SQUASH_DISABLE_LBN 0
29632 #define MC_CMD_MAE_COUNTERS_STREAM_START_IN_ZERO_SQUASH_DISABLE_WIDTH 1
29633 #define MC_CMD_MAE_COUNTERS_STREAM_START_IN_COUNTER_STALL_EN_OFST 4
29634 #define MC_CMD_MAE_COUNTERS_STREAM_START_IN_COUNTER_STALL_EN_LBN 1
29635 #define MC_CMD_MAE_COUNTERS_STREAM_START_IN_COUNTER_STALL_EN_WIDTH 1
29636
29637 /* MC_CMD_MAE_COUNTERS_STREAM_START_OUT msgresponse */
29638 #define MC_CMD_MAE_COUNTERS_STREAM_START_OUT_LEN 4
29639 #define MC_CMD_MAE_COUNTERS_STREAM_START_OUT_FLAGS_OFST 0
29640 #define MC_CMD_MAE_COUNTERS_STREAM_START_OUT_FLAGS_LEN 4
29641 #define MC_CMD_MAE_COUNTERS_STREAM_START_OUT_USES_CREDITS_OFST 0
29642 #define MC_CMD_MAE_COUNTERS_STREAM_START_OUT_USES_CREDITS_LBN 0
29643 #define MC_CMD_MAE_COUNTERS_STREAM_START_OUT_USES_CREDITS_WIDTH 1
29644
29645
29646 /***********************************/
29647 /* MC_CMD_MAE_COUNTERS_STREAM_STOP
29648  * Stop streaming counter values to the specified RxQ.
29649  */
29650 #define MC_CMD_MAE_COUNTERS_STREAM_STOP 0x152
29651 #define MC_CMD_MAE_COUNTERS_STREAM_STOP_MSGSET 0x152
29652 #undef  MC_CMD_0x152_PRIVILEGE_CTG
29653
29654 #define MC_CMD_0x152_PRIVILEGE_CTG SRIOV_CTG_MAE
29655
29656 /* MC_CMD_MAE_COUNTERS_STREAM_STOP_IN msgrequest */
29657 #define MC_CMD_MAE_COUNTERS_STREAM_STOP_IN_LEN 2
29658 /* The RxQ to stop writing packets to. */
29659 #define MC_CMD_MAE_COUNTERS_STREAM_STOP_IN_QID_OFST 0
29660 #define MC_CMD_MAE_COUNTERS_STREAM_STOP_IN_QID_LEN 2
29661
29662 /* MC_CMD_MAE_COUNTERS_STREAM_STOP_OUT msgresponse */
29663 #define MC_CMD_MAE_COUNTERS_STREAM_STOP_OUT_LEN 4
29664 /* Generation count. The final set of counter values will be written out in
29665  * packets with count == GENERATION_COUNT. An empty packet with count >
29666  * GENERATION_COUNT indicates that no more counter values will be written to
29667  * this stream.
29668  */
29669 #define MC_CMD_MAE_COUNTERS_STREAM_STOP_OUT_GENERATION_COUNT_OFST 0
29670 #define MC_CMD_MAE_COUNTERS_STREAM_STOP_OUT_GENERATION_COUNT_LEN 4
29671
29672
29673 /***********************************/
29674 /* MC_CMD_MAE_COUNTERS_STREAM_GIVE_CREDITS
29675  * Give a number of credits to the packetiser. Each credit received allows the
29676  * MC to write one packet to the RxQ, therefore for each credit the driver must
29677  * have written sufficient descriptors for a packet of length
29678  * MAE_COUNTERS_PACKETISER_STREAM_START/PACKET_SIZE and rung the doorbell.
29679  */
29680 #define MC_CMD_MAE_COUNTERS_STREAM_GIVE_CREDITS 0x153
29681 #define MC_CMD_MAE_COUNTERS_STREAM_GIVE_CREDITS_MSGSET 0x153
29682 #undef  MC_CMD_0x153_PRIVILEGE_CTG
29683
29684 #define MC_CMD_0x153_PRIVILEGE_CTG SRIOV_CTG_MAE
29685
29686 /* MC_CMD_MAE_COUNTERS_STREAM_GIVE_CREDITS_IN msgrequest */
29687 #define MC_CMD_MAE_COUNTERS_STREAM_GIVE_CREDITS_IN_LEN 4
29688 /* Number of credits to give to the packetiser. */
29689 #define MC_CMD_MAE_COUNTERS_STREAM_GIVE_CREDITS_IN_NUM_CREDITS_OFST 0
29690 #define MC_CMD_MAE_COUNTERS_STREAM_GIVE_CREDITS_IN_NUM_CREDITS_LEN 4
29691
29692 /* MC_CMD_MAE_COUNTERS_STREAM_GIVE_CREDITS_OUT msgresponse */
29693 #define MC_CMD_MAE_COUNTERS_STREAM_GIVE_CREDITS_OUT_LEN 0
29694
29695
29696 /***********************************/
29697 /* MC_CMD_MAE_ENCAP_HEADER_ALLOC
29698  * Allocate an encapsulation header to be used in an Action Rule response. The
29699  * header must be constructed as a valid packet with 0-length payload.
29700  * Specifically, the L3/L4 lengths & checksums will only be incrementally fixed
29701  * by the NIC, rather than recomputed entirely. Currently only IPv4, IPv6 and
29702  * UDP are supported. If the maximum number of headers have already been
29703  * allocated then the command will fail with MC_CMD_ERR_ENOSPC.
29704  */
29705 #define MC_CMD_MAE_ENCAP_HEADER_ALLOC 0x148
29706 #define MC_CMD_MAE_ENCAP_HEADER_ALLOC_MSGSET 0x148
29707 #undef  MC_CMD_0x148_PRIVILEGE_CTG
29708
29709 #define MC_CMD_0x148_PRIVILEGE_CTG SRIOV_CTG_MAE
29710
29711 /* MC_CMD_MAE_ENCAP_HEADER_ALLOC_IN msgrequest */
29712 #define MC_CMD_MAE_ENCAP_HEADER_ALLOC_IN_LENMIN 4
29713 #define MC_CMD_MAE_ENCAP_HEADER_ALLOC_IN_LENMAX 252
29714 #define MC_CMD_MAE_ENCAP_HEADER_ALLOC_IN_LENMAX_MCDI2 1020
29715 #define MC_CMD_MAE_ENCAP_HEADER_ALLOC_IN_LEN(num) (4+1*(num))
29716 #define MC_CMD_MAE_ENCAP_HEADER_ALLOC_IN_HDR_DATA_NUM(len) (((len)-4)/1)
29717 #define MC_CMD_MAE_ENCAP_HEADER_ALLOC_IN_ENCAP_TYPE_OFST 0
29718 #define MC_CMD_MAE_ENCAP_HEADER_ALLOC_IN_ENCAP_TYPE_LEN 4
29719 #define MC_CMD_MAE_ENCAP_HEADER_ALLOC_IN_HDR_DATA_OFST 4
29720 #define MC_CMD_MAE_ENCAP_HEADER_ALLOC_IN_HDR_DATA_LEN 1
29721 #define MC_CMD_MAE_ENCAP_HEADER_ALLOC_IN_HDR_DATA_MINNUM 0
29722 #define MC_CMD_MAE_ENCAP_HEADER_ALLOC_IN_HDR_DATA_MAXNUM 248
29723 #define MC_CMD_MAE_ENCAP_HEADER_ALLOC_IN_HDR_DATA_MAXNUM_MCDI2 1016
29724
29725 /* MC_CMD_MAE_ENCAP_HEADER_ALLOC_OUT msgresponse */
29726 #define MC_CMD_MAE_ENCAP_HEADER_ALLOC_OUT_LEN 4
29727 #define MC_CMD_MAE_ENCAP_HEADER_ALLOC_OUT_ENCAP_HEADER_ID_OFST 0
29728 #define MC_CMD_MAE_ENCAP_HEADER_ALLOC_OUT_ENCAP_HEADER_ID_LEN 4
29729 /* enum: An encap metadata ID that is guaranteed never to represent real encap
29730  * metadata
29731  */
29732 #define MC_CMD_MAE_ENCAP_HEADER_ALLOC_OUT_ENCAP_HEADER_ID_NULL 0xffffffff
29733
29734
29735 /***********************************/
29736 /* MC_CMD_MAE_ENCAP_HEADER_UPDATE
29737  * Update encap action metadata. See comments for MAE_ENCAP_HEADER_ALLOC.
29738  */
29739 #define MC_CMD_MAE_ENCAP_HEADER_UPDATE 0x149
29740 #define MC_CMD_MAE_ENCAP_HEADER_UPDATE_MSGSET 0x149
29741 #undef  MC_CMD_0x149_PRIVILEGE_CTG
29742
29743 #define MC_CMD_0x149_PRIVILEGE_CTG SRIOV_CTG_MAE
29744
29745 /* MC_CMD_MAE_ENCAP_HEADER_UPDATE_IN msgrequest */
29746 #define MC_CMD_MAE_ENCAP_HEADER_UPDATE_IN_LENMIN 8
29747 #define MC_CMD_MAE_ENCAP_HEADER_UPDATE_IN_LENMAX 252
29748 #define MC_CMD_MAE_ENCAP_HEADER_UPDATE_IN_LENMAX_MCDI2 1020
29749 #define MC_CMD_MAE_ENCAP_HEADER_UPDATE_IN_LEN(num) (8+1*(num))
29750 #define MC_CMD_MAE_ENCAP_HEADER_UPDATE_IN_HDR_DATA_NUM(len) (((len)-8)/1)
29751 #define MC_CMD_MAE_ENCAP_HEADER_UPDATE_IN_EH_ID_OFST 0
29752 #define MC_CMD_MAE_ENCAP_HEADER_UPDATE_IN_EH_ID_LEN 4
29753 #define MC_CMD_MAE_ENCAP_HEADER_UPDATE_IN_ENCAP_TYPE_OFST 4
29754 #define MC_CMD_MAE_ENCAP_HEADER_UPDATE_IN_ENCAP_TYPE_LEN 4
29755 #define MC_CMD_MAE_ENCAP_HEADER_UPDATE_IN_HDR_DATA_OFST 8
29756 #define MC_CMD_MAE_ENCAP_HEADER_UPDATE_IN_HDR_DATA_LEN 1
29757 #define MC_CMD_MAE_ENCAP_HEADER_UPDATE_IN_HDR_DATA_MINNUM 0
29758 #define MC_CMD_MAE_ENCAP_HEADER_UPDATE_IN_HDR_DATA_MAXNUM 244
29759 #define MC_CMD_MAE_ENCAP_HEADER_UPDATE_IN_HDR_DATA_MAXNUM_MCDI2 1012
29760
29761 /* MC_CMD_MAE_ENCAP_HEADER_UPDATE_OUT msgresponse */
29762 #define MC_CMD_MAE_ENCAP_HEADER_UPDATE_OUT_LEN 0
29763
29764
29765 /***********************************/
29766 /* MC_CMD_MAE_ENCAP_HEADER_FREE
29767  * Free encap action metadata
29768  */
29769 #define MC_CMD_MAE_ENCAP_HEADER_FREE 0x14a
29770 #define MC_CMD_MAE_ENCAP_HEADER_FREE_MSGSET 0x14a
29771 #undef  MC_CMD_0x14a_PRIVILEGE_CTG
29772
29773 #define MC_CMD_0x14a_PRIVILEGE_CTG SRIOV_CTG_MAE
29774
29775 /* MC_CMD_MAE_ENCAP_HEADER_FREE_IN msgrequest */
29776 #define MC_CMD_MAE_ENCAP_HEADER_FREE_IN_LENMIN 4
29777 #define MC_CMD_MAE_ENCAP_HEADER_FREE_IN_LENMAX 128
29778 #define MC_CMD_MAE_ENCAP_HEADER_FREE_IN_LENMAX_MCDI2 128
29779 #define MC_CMD_MAE_ENCAP_HEADER_FREE_IN_LEN(num) (0+4*(num))
29780 #define MC_CMD_MAE_ENCAP_HEADER_FREE_IN_EH_ID_NUM(len) (((len)-0)/4)
29781 /* Same semantics as MC_CMD_MAE_COUNTER_FREE */
29782 #define MC_CMD_MAE_ENCAP_HEADER_FREE_IN_EH_ID_OFST 0
29783 #define MC_CMD_MAE_ENCAP_HEADER_FREE_IN_EH_ID_LEN 4
29784 #define MC_CMD_MAE_ENCAP_HEADER_FREE_IN_EH_ID_MINNUM 1
29785 #define MC_CMD_MAE_ENCAP_HEADER_FREE_IN_EH_ID_MAXNUM 32
29786 #define MC_CMD_MAE_ENCAP_HEADER_FREE_IN_EH_ID_MAXNUM_MCDI2 32
29787
29788 /* MC_CMD_MAE_ENCAP_HEADER_FREE_OUT msgresponse */
29789 #define MC_CMD_MAE_ENCAP_HEADER_FREE_OUT_LENMIN 4
29790 #define MC_CMD_MAE_ENCAP_HEADER_FREE_OUT_LENMAX 128
29791 #define MC_CMD_MAE_ENCAP_HEADER_FREE_OUT_LENMAX_MCDI2 128
29792 #define MC_CMD_MAE_ENCAP_HEADER_FREE_OUT_LEN(num) (0+4*(num))
29793 #define MC_CMD_MAE_ENCAP_HEADER_FREE_OUT_FREED_EH_ID_NUM(len) (((len)-0)/4)
29794 /* Same semantics as MC_CMD_MAE_COUNTER_FREE */
29795 #define MC_CMD_MAE_ENCAP_HEADER_FREE_OUT_FREED_EH_ID_OFST 0
29796 #define MC_CMD_MAE_ENCAP_HEADER_FREE_OUT_FREED_EH_ID_LEN 4
29797 #define MC_CMD_MAE_ENCAP_HEADER_FREE_OUT_FREED_EH_ID_MINNUM 1
29798 #define MC_CMD_MAE_ENCAP_HEADER_FREE_OUT_FREED_EH_ID_MAXNUM 32
29799 #define MC_CMD_MAE_ENCAP_HEADER_FREE_OUT_FREED_EH_ID_MAXNUM_MCDI2 32
29800
29801
29802 /***********************************/
29803 /* MC_CMD_MAE_MAC_ADDR_ALLOC
29804  * Allocate MAC address. Hardware implementations have MAC addresses programmed
29805  * into an indirection table, and clients should take care not to allocate the
29806  * same MAC address twice (but instead reuse its ID). If the maximum number of
29807  * MAC addresses have already been allocated then the command will fail with
29808  * MC_CMD_ERR_ENOSPC.
29809  */
29810 #define MC_CMD_MAE_MAC_ADDR_ALLOC 0x15e
29811 #define MC_CMD_MAE_MAC_ADDR_ALLOC_MSGSET 0x15e
29812 #undef  MC_CMD_0x15e_PRIVILEGE_CTG
29813
29814 #define MC_CMD_0x15e_PRIVILEGE_CTG SRIOV_CTG_MAE
29815
29816 /* MC_CMD_MAE_MAC_ADDR_ALLOC_IN msgrequest */
29817 #define MC_CMD_MAE_MAC_ADDR_ALLOC_IN_LEN 6
29818 /* MAC address as bytes in network order. */
29819 #define MC_CMD_MAE_MAC_ADDR_ALLOC_IN_MAC_ADDR_OFST 0
29820 #define MC_CMD_MAE_MAC_ADDR_ALLOC_IN_MAC_ADDR_LEN 6
29821
29822 /* MC_CMD_MAE_MAC_ADDR_ALLOC_OUT msgresponse */
29823 #define MC_CMD_MAE_MAC_ADDR_ALLOC_OUT_LEN 4
29824 #define MC_CMD_MAE_MAC_ADDR_ALLOC_OUT_MAC_ID_OFST 0
29825 #define MC_CMD_MAE_MAC_ADDR_ALLOC_OUT_MAC_ID_LEN 4
29826 /* enum: An MAC address ID that is guaranteed never to represent a real MAC
29827  * address.
29828  */
29829 #define MC_CMD_MAE_MAC_ADDR_ALLOC_OUT_MAC_ID_NULL 0xffffffff
29830
29831
29832 /***********************************/
29833 /* MC_CMD_MAE_MAC_ADDR_FREE
29834  * Free MAC address.
29835  */
29836 #define MC_CMD_MAE_MAC_ADDR_FREE 0x15f
29837 #define MC_CMD_MAE_MAC_ADDR_FREE_MSGSET 0x15f
29838 #undef  MC_CMD_0x15f_PRIVILEGE_CTG
29839
29840 #define MC_CMD_0x15f_PRIVILEGE_CTG SRIOV_CTG_MAE
29841
29842 /* MC_CMD_MAE_MAC_ADDR_FREE_IN msgrequest */
29843 #define MC_CMD_MAE_MAC_ADDR_FREE_IN_LENMIN 4
29844 #define MC_CMD_MAE_MAC_ADDR_FREE_IN_LENMAX 128
29845 #define MC_CMD_MAE_MAC_ADDR_FREE_IN_LENMAX_MCDI2 128
29846 #define MC_CMD_MAE_MAC_ADDR_FREE_IN_LEN(num) (0+4*(num))
29847 #define MC_CMD_MAE_MAC_ADDR_FREE_IN_MAC_ID_NUM(len) (((len)-0)/4)
29848 /* Same semantics as MC_CMD_MAE_COUNTER_FREE */
29849 #define MC_CMD_MAE_MAC_ADDR_FREE_IN_MAC_ID_OFST 0
29850 #define MC_CMD_MAE_MAC_ADDR_FREE_IN_MAC_ID_LEN 4
29851 #define MC_CMD_MAE_MAC_ADDR_FREE_IN_MAC_ID_MINNUM 1
29852 #define MC_CMD_MAE_MAC_ADDR_FREE_IN_MAC_ID_MAXNUM 32
29853 #define MC_CMD_MAE_MAC_ADDR_FREE_IN_MAC_ID_MAXNUM_MCDI2 32
29854
29855 /* MC_CMD_MAE_MAC_ADDR_FREE_OUT msgresponse */
29856 #define MC_CMD_MAE_MAC_ADDR_FREE_OUT_LENMIN 4
29857 #define MC_CMD_MAE_MAC_ADDR_FREE_OUT_LENMAX 128
29858 #define MC_CMD_MAE_MAC_ADDR_FREE_OUT_LENMAX_MCDI2 128
29859 #define MC_CMD_MAE_MAC_ADDR_FREE_OUT_LEN(num) (0+4*(num))
29860 #define MC_CMD_MAE_MAC_ADDR_FREE_OUT_FREED_MAC_ID_NUM(len) (((len)-0)/4)
29861 /* Same semantics as MC_CMD_MAE_COUNTER_FREE */
29862 #define MC_CMD_MAE_MAC_ADDR_FREE_OUT_FREED_MAC_ID_OFST 0
29863 #define MC_CMD_MAE_MAC_ADDR_FREE_OUT_FREED_MAC_ID_LEN 4
29864 #define MC_CMD_MAE_MAC_ADDR_FREE_OUT_FREED_MAC_ID_MINNUM 1
29865 #define MC_CMD_MAE_MAC_ADDR_FREE_OUT_FREED_MAC_ID_MAXNUM 32
29866 #define MC_CMD_MAE_MAC_ADDR_FREE_OUT_FREED_MAC_ID_MAXNUM_MCDI2 32
29867
29868
29869 /***********************************/
29870 /* MC_CMD_MAE_ACTION_SET_ALLOC
29871  * Allocate an action set, which can be referenced either in response to an
29872  * Action Rule, or as part of an Action Set List. If the maxmimum number of
29873  * action sets have already been allocated then the command will fail with
29874  * MC_CMD_ERR_ENOSPC.
29875  */
29876 #define MC_CMD_MAE_ACTION_SET_ALLOC 0x14d
29877 #define MC_CMD_MAE_ACTION_SET_ALLOC_MSGSET 0x14d
29878 #undef  MC_CMD_0x14d_PRIVILEGE_CTG
29879
29880 #define MC_CMD_0x14d_PRIVILEGE_CTG SRIOV_CTG_MAE
29881
29882 /* MC_CMD_MAE_ACTION_SET_ALLOC_IN msgrequest */
29883 #define MC_CMD_MAE_ACTION_SET_ALLOC_IN_LEN 44
29884 #define MC_CMD_MAE_ACTION_SET_ALLOC_IN_FLAGS_OFST 0
29885 #define MC_CMD_MAE_ACTION_SET_ALLOC_IN_FLAGS_LEN 4
29886 #define MC_CMD_MAE_ACTION_SET_ALLOC_IN_VLAN_PUSH_OFST 0
29887 #define MC_CMD_MAE_ACTION_SET_ALLOC_IN_VLAN_PUSH_LBN 0
29888 #define MC_CMD_MAE_ACTION_SET_ALLOC_IN_VLAN_PUSH_WIDTH 2
29889 #define MC_CMD_MAE_ACTION_SET_ALLOC_IN_VLAN_POP_OFST 0
29890 #define MC_CMD_MAE_ACTION_SET_ALLOC_IN_VLAN_POP_LBN 4
29891 #define MC_CMD_MAE_ACTION_SET_ALLOC_IN_VLAN_POP_WIDTH 2
29892 #define MC_CMD_MAE_ACTION_SET_ALLOC_IN_DECAP_OFST 0
29893 #define MC_CMD_MAE_ACTION_SET_ALLOC_IN_DECAP_LBN 8
29894 #define MC_CMD_MAE_ACTION_SET_ALLOC_IN_DECAP_WIDTH 1
29895 #define MC_CMD_MAE_ACTION_SET_ALLOC_IN_MARK_OFST 0
29896 #define MC_CMD_MAE_ACTION_SET_ALLOC_IN_MARK_LBN 9
29897 #define MC_CMD_MAE_ACTION_SET_ALLOC_IN_MARK_WIDTH 1
29898 #define MC_CMD_MAE_ACTION_SET_ALLOC_IN_FLAG_OFST 0
29899 #define MC_CMD_MAE_ACTION_SET_ALLOC_IN_FLAG_LBN 10
29900 #define MC_CMD_MAE_ACTION_SET_ALLOC_IN_FLAG_WIDTH 1
29901 #define MC_CMD_MAE_ACTION_SET_ALLOC_IN_DO_NAT_OFST 0
29902 #define MC_CMD_MAE_ACTION_SET_ALLOC_IN_DO_NAT_LBN 11
29903 #define MC_CMD_MAE_ACTION_SET_ALLOC_IN_DO_NAT_WIDTH 1
29904 #define MC_CMD_MAE_ACTION_SET_ALLOC_IN_DO_DECR_IP_TTL_OFST 0
29905 #define MC_CMD_MAE_ACTION_SET_ALLOC_IN_DO_DECR_IP_TTL_LBN 12
29906 #define MC_CMD_MAE_ACTION_SET_ALLOC_IN_DO_DECR_IP_TTL_WIDTH 1
29907 #define MC_CMD_MAE_ACTION_SET_ALLOC_IN_DO_SET_SRC_MPORT_OFST 0
29908 #define MC_CMD_MAE_ACTION_SET_ALLOC_IN_DO_SET_SRC_MPORT_LBN 13
29909 #define MC_CMD_MAE_ACTION_SET_ALLOC_IN_DO_SET_SRC_MPORT_WIDTH 1
29910 #define MC_CMD_MAE_ACTION_SET_ALLOC_IN_SUPPRESS_SELF_DELIVERY_OFST 0
29911 #define MC_CMD_MAE_ACTION_SET_ALLOC_IN_SUPPRESS_SELF_DELIVERY_LBN 14
29912 #define MC_CMD_MAE_ACTION_SET_ALLOC_IN_SUPPRESS_SELF_DELIVERY_WIDTH 1
29913 /* If VLAN_PUSH >= 1, TCI value to be inserted as outermost VLAN. */
29914 #define MC_CMD_MAE_ACTION_SET_ALLOC_IN_VLAN0_TCI_BE_OFST 4
29915 #define MC_CMD_MAE_ACTION_SET_ALLOC_IN_VLAN0_TCI_BE_LEN 2
29916 /* If VLAN_PUSH >= 1, TPID value to be inserted as outermost VLAN. */
29917 #define MC_CMD_MAE_ACTION_SET_ALLOC_IN_VLAN0_PROTO_BE_OFST 6
29918 #define MC_CMD_MAE_ACTION_SET_ALLOC_IN_VLAN0_PROTO_BE_LEN 2
29919 /* If VLAN_PUSH == 2, inner TCI value to be inserted. */
29920 #define MC_CMD_MAE_ACTION_SET_ALLOC_IN_VLAN1_TCI_BE_OFST 8
29921 #define MC_CMD_MAE_ACTION_SET_ALLOC_IN_VLAN1_TCI_BE_LEN 2
29922 /* If VLAN_PUSH == 2, inner TPID value to be inserted. */
29923 #define MC_CMD_MAE_ACTION_SET_ALLOC_IN_VLAN1_PROTO_BE_OFST 10
29924 #define MC_CMD_MAE_ACTION_SET_ALLOC_IN_VLAN1_PROTO_BE_LEN 2
29925 /* Reserved. Ignored by firmware. Should be set to zero or 0xffffffff. */
29926 #define MC_CMD_MAE_ACTION_SET_ALLOC_IN_RSVD_OFST 12
29927 #define MC_CMD_MAE_ACTION_SET_ALLOC_IN_RSVD_LEN 4
29928 /* Set to ENCAP_HEADER_ID_NULL to request no encap action */
29929 #define MC_CMD_MAE_ACTION_SET_ALLOC_IN_ENCAP_HEADER_ID_OFST 16
29930 #define MC_CMD_MAE_ACTION_SET_ALLOC_IN_ENCAP_HEADER_ID_LEN 4
29931 /* An m-port selector identifying the m-port that the modified packet should be
29932  * delivered to. Set to MPORT_SELECTOR_NULL to request no delivery of the
29933  * packet.
29934  */
29935 #define MC_CMD_MAE_ACTION_SET_ALLOC_IN_DELIVER_OFST 20
29936 #define MC_CMD_MAE_ACTION_SET_ALLOC_IN_DELIVER_LEN 4
29937 /* Allows an action set to trigger several counter updates. Set to
29938  * COUNTER_LIST_ID_NULL to request no counter action.
29939  */
29940 #define MC_CMD_MAE_ACTION_SET_ALLOC_IN_COUNTER_LIST_ID_OFST 24
29941 #define MC_CMD_MAE_ACTION_SET_ALLOC_IN_COUNTER_LIST_ID_LEN 4
29942 /* If a driver only wished to update one counter within this action set, then
29943  * it can supply a COUNTER_ID instead of allocating a single-element counter
29944  * list. This field should be set to COUNTER_ID_NULL if this behaviour is not
29945  * required. It is not valid to supply a non-NULL value for both
29946  * COUNTER_LIST_ID and COUNTER_ID.
29947  */
29948 #define MC_CMD_MAE_ACTION_SET_ALLOC_IN_COUNTER_ID_OFST 28
29949 #define MC_CMD_MAE_ACTION_SET_ALLOC_IN_COUNTER_ID_LEN 4
29950 #define MC_CMD_MAE_ACTION_SET_ALLOC_IN_MARK_VALUE_OFST 32
29951 #define MC_CMD_MAE_ACTION_SET_ALLOC_IN_MARK_VALUE_LEN 4
29952 /* Set to MAC_ID_NULL to request no source MAC replacement. */
29953 #define MC_CMD_MAE_ACTION_SET_ALLOC_IN_SRC_MAC_ID_OFST 36
29954 #define MC_CMD_MAE_ACTION_SET_ALLOC_IN_SRC_MAC_ID_LEN 4
29955 /* Set to MAC_ID_NULL to request no destination MAC replacement. */
29956 #define MC_CMD_MAE_ACTION_SET_ALLOC_IN_DST_MAC_ID_OFST 40
29957 #define MC_CMD_MAE_ACTION_SET_ALLOC_IN_DST_MAC_ID_LEN 4
29958
29959 /* MC_CMD_MAE_ACTION_SET_ALLOC_V2_IN msgrequest: Only supported if
29960  * MAE_ACTION_SET_ALLOC_V2_SUPPORTED is advertised in
29961  * MC_CMD_GET_CAPABILITIES_V7_OUT.
29962  */
29963 #define MC_CMD_MAE_ACTION_SET_ALLOC_V2_IN_LEN 51
29964 #define MC_CMD_MAE_ACTION_SET_ALLOC_V2_IN_FLAGS_OFST 0
29965 #define MC_CMD_MAE_ACTION_SET_ALLOC_V2_IN_FLAGS_LEN 4
29966 #define MC_CMD_MAE_ACTION_SET_ALLOC_V2_IN_VLAN_PUSH_OFST 0
29967 #define MC_CMD_MAE_ACTION_SET_ALLOC_V2_IN_VLAN_PUSH_LBN 0
29968 #define MC_CMD_MAE_ACTION_SET_ALLOC_V2_IN_VLAN_PUSH_WIDTH 2
29969 #define MC_CMD_MAE_ACTION_SET_ALLOC_V2_IN_VLAN_POP_OFST 0
29970 #define MC_CMD_MAE_ACTION_SET_ALLOC_V2_IN_VLAN_POP_LBN 4
29971 #define MC_CMD_MAE_ACTION_SET_ALLOC_V2_IN_VLAN_POP_WIDTH 2
29972 #define MC_CMD_MAE_ACTION_SET_ALLOC_V2_IN_DECAP_OFST 0
29973 #define MC_CMD_MAE_ACTION_SET_ALLOC_V2_IN_DECAP_LBN 8
29974 #define MC_CMD_MAE_ACTION_SET_ALLOC_V2_IN_DECAP_WIDTH 1
29975 #define MC_CMD_MAE_ACTION_SET_ALLOC_V2_IN_MARK_OFST 0
29976 #define MC_CMD_MAE_ACTION_SET_ALLOC_V2_IN_MARK_LBN 9
29977 #define MC_CMD_MAE_ACTION_SET_ALLOC_V2_IN_MARK_WIDTH 1
29978 #define MC_CMD_MAE_ACTION_SET_ALLOC_V2_IN_FLAG_OFST 0
29979 #define MC_CMD_MAE_ACTION_SET_ALLOC_V2_IN_FLAG_LBN 10
29980 #define MC_CMD_MAE_ACTION_SET_ALLOC_V2_IN_FLAG_WIDTH 1
29981 #define MC_CMD_MAE_ACTION_SET_ALLOC_V2_IN_DO_NAT_OFST 0
29982 #define MC_CMD_MAE_ACTION_SET_ALLOC_V2_IN_DO_NAT_LBN 11
29983 #define MC_CMD_MAE_ACTION_SET_ALLOC_V2_IN_DO_NAT_WIDTH 1
29984 #define MC_CMD_MAE_ACTION_SET_ALLOC_V2_IN_DO_DECR_IP_TTL_OFST 0
29985 #define MC_CMD_MAE_ACTION_SET_ALLOC_V2_IN_DO_DECR_IP_TTL_LBN 12
29986 #define MC_CMD_MAE_ACTION_SET_ALLOC_V2_IN_DO_DECR_IP_TTL_WIDTH 1
29987 #define MC_CMD_MAE_ACTION_SET_ALLOC_V2_IN_DO_SET_SRC_MPORT_OFST 0
29988 #define MC_CMD_MAE_ACTION_SET_ALLOC_V2_IN_DO_SET_SRC_MPORT_LBN 13
29989 #define MC_CMD_MAE_ACTION_SET_ALLOC_V2_IN_DO_SET_SRC_MPORT_WIDTH 1
29990 #define MC_CMD_MAE_ACTION_SET_ALLOC_V2_IN_SUPPRESS_SELF_DELIVERY_OFST 0
29991 #define MC_CMD_MAE_ACTION_SET_ALLOC_V2_IN_SUPPRESS_SELF_DELIVERY_LBN 14
29992 #define MC_CMD_MAE_ACTION_SET_ALLOC_V2_IN_SUPPRESS_SELF_DELIVERY_WIDTH 1
29993 /* If VLAN_PUSH >= 1, TCI value to be inserted as outermost VLAN. */
29994 #define MC_CMD_MAE_ACTION_SET_ALLOC_V2_IN_VLAN0_TCI_BE_OFST 4
29995 #define MC_CMD_MAE_ACTION_SET_ALLOC_V2_IN_VLAN0_TCI_BE_LEN 2
29996 /* If VLAN_PUSH >= 1, TPID value to be inserted as outermost VLAN. */
29997 #define MC_CMD_MAE_ACTION_SET_ALLOC_V2_IN_VLAN0_PROTO_BE_OFST 6
29998 #define MC_CMD_MAE_ACTION_SET_ALLOC_V2_IN_VLAN0_PROTO_BE_LEN 2
29999 /* If VLAN_PUSH == 2, inner TCI value to be inserted. */
30000 #define MC_CMD_MAE_ACTION_SET_ALLOC_V2_IN_VLAN1_TCI_BE_OFST 8
30001 #define MC_CMD_MAE_ACTION_SET_ALLOC_V2_IN_VLAN1_TCI_BE_LEN 2
30002 /* If VLAN_PUSH == 2, inner TPID value to be inserted. */
30003 #define MC_CMD_MAE_ACTION_SET_ALLOC_V2_IN_VLAN1_PROTO_BE_OFST 10
30004 #define MC_CMD_MAE_ACTION_SET_ALLOC_V2_IN_VLAN1_PROTO_BE_LEN 2
30005 /* Reserved. Ignored by firmware. Should be set to zero or 0xffffffff. */
30006 #define MC_CMD_MAE_ACTION_SET_ALLOC_V2_IN_RSVD_OFST 12
30007 #define MC_CMD_MAE_ACTION_SET_ALLOC_V2_IN_RSVD_LEN 4
30008 /* Set to ENCAP_HEADER_ID_NULL to request no encap action */
30009 #define MC_CMD_MAE_ACTION_SET_ALLOC_V2_IN_ENCAP_HEADER_ID_OFST 16
30010 #define MC_CMD_MAE_ACTION_SET_ALLOC_V2_IN_ENCAP_HEADER_ID_LEN 4
30011 /* An m-port selector identifying the m-port that the modified packet should be
30012  * delivered to. Set to MPORT_SELECTOR_NULL to request no delivery of the
30013  * packet.
30014  */
30015 #define MC_CMD_MAE_ACTION_SET_ALLOC_V2_IN_DELIVER_OFST 20
30016 #define MC_CMD_MAE_ACTION_SET_ALLOC_V2_IN_DELIVER_LEN 4
30017 /* Allows an action set to trigger several counter updates. Set to
30018  * COUNTER_LIST_ID_NULL to request no counter action.
30019  */
30020 #define MC_CMD_MAE_ACTION_SET_ALLOC_V2_IN_COUNTER_LIST_ID_OFST 24
30021 #define MC_CMD_MAE_ACTION_SET_ALLOC_V2_IN_COUNTER_LIST_ID_LEN 4
30022 /* If a driver only wished to update one counter within this action set, then
30023  * it can supply a COUNTER_ID instead of allocating a single-element counter
30024  * list. This field should be set to COUNTER_ID_NULL if this behaviour is not
30025  * required. It is not valid to supply a non-NULL value for both
30026  * COUNTER_LIST_ID and COUNTER_ID.
30027  */
30028 #define MC_CMD_MAE_ACTION_SET_ALLOC_V2_IN_COUNTER_ID_OFST 28
30029 #define MC_CMD_MAE_ACTION_SET_ALLOC_V2_IN_COUNTER_ID_LEN 4
30030 #define MC_CMD_MAE_ACTION_SET_ALLOC_V2_IN_MARK_VALUE_OFST 32
30031 #define MC_CMD_MAE_ACTION_SET_ALLOC_V2_IN_MARK_VALUE_LEN 4
30032 /* Set to MAC_ID_NULL to request no source MAC replacement. */
30033 #define MC_CMD_MAE_ACTION_SET_ALLOC_V2_IN_SRC_MAC_ID_OFST 36
30034 #define MC_CMD_MAE_ACTION_SET_ALLOC_V2_IN_SRC_MAC_ID_LEN 4
30035 /* Set to MAC_ID_NULL to request no destination MAC replacement. */
30036 #define MC_CMD_MAE_ACTION_SET_ALLOC_V2_IN_DST_MAC_ID_OFST 40
30037 #define MC_CMD_MAE_ACTION_SET_ALLOC_V2_IN_DST_MAC_ID_LEN 4
30038 /* Source m-port ID to be reported for DO_SET_SRC_MPORT action. */
30039 #define MC_CMD_MAE_ACTION_SET_ALLOC_V2_IN_REPORTED_SRC_MPORT_OFST 44
30040 #define MC_CMD_MAE_ACTION_SET_ALLOC_V2_IN_REPORTED_SRC_MPORT_LEN 4
30041 /* Actions for modifying the Differentiated Services Code-Point (DSCP) bits
30042  * within IPv4 and IPv6 headers.
30043  */
30044 #define MC_CMD_MAE_ACTION_SET_ALLOC_V2_IN_DSCP_CONTROL_OFST 48
30045 #define MC_CMD_MAE_ACTION_SET_ALLOC_V2_IN_DSCP_CONTROL_LEN 2
30046 #define MC_CMD_MAE_ACTION_SET_ALLOC_V2_IN_DO_DSCP_ENCAP_COPY_OFST 48
30047 #define MC_CMD_MAE_ACTION_SET_ALLOC_V2_IN_DO_DSCP_ENCAP_COPY_LBN 0
30048 #define MC_CMD_MAE_ACTION_SET_ALLOC_V2_IN_DO_DSCP_ENCAP_COPY_WIDTH 1
30049 #define MC_CMD_MAE_ACTION_SET_ALLOC_V2_IN_DO_DSCP_DECAP_COPY_OFST 48
30050 #define MC_CMD_MAE_ACTION_SET_ALLOC_V2_IN_DO_DSCP_DECAP_COPY_LBN 1
30051 #define MC_CMD_MAE_ACTION_SET_ALLOC_V2_IN_DO_DSCP_DECAP_COPY_WIDTH 1
30052 #define MC_CMD_MAE_ACTION_SET_ALLOC_V2_IN_DO_REPLACE_DSCP_OFST 48
30053 #define MC_CMD_MAE_ACTION_SET_ALLOC_V2_IN_DO_REPLACE_DSCP_LBN 2
30054 #define MC_CMD_MAE_ACTION_SET_ALLOC_V2_IN_DO_REPLACE_DSCP_WIDTH 1
30055 #define MC_CMD_MAE_ACTION_SET_ALLOC_V2_IN_DSCP_VALUE_OFST 48
30056 #define MC_CMD_MAE_ACTION_SET_ALLOC_V2_IN_DSCP_VALUE_LBN 3
30057 #define MC_CMD_MAE_ACTION_SET_ALLOC_V2_IN_DSCP_VALUE_WIDTH 6
30058 /* Actions for modifying the Explicit Congestion Notification (ECN) bits within
30059  * IPv4 and IPv6 headers.
30060  */
30061 #define MC_CMD_MAE_ACTION_SET_ALLOC_V2_IN_ECN_CONTROL_OFST 50
30062 #define MC_CMD_MAE_ACTION_SET_ALLOC_V2_IN_ECN_CONTROL_LEN 1
30063 #define MC_CMD_MAE_ACTION_SET_ALLOC_V2_IN_DO_ECN_ENCAP_COPY_OFST 50
30064 #define MC_CMD_MAE_ACTION_SET_ALLOC_V2_IN_DO_ECN_ENCAP_COPY_LBN 0
30065 #define MC_CMD_MAE_ACTION_SET_ALLOC_V2_IN_DO_ECN_ENCAP_COPY_WIDTH 1
30066 #define MC_CMD_MAE_ACTION_SET_ALLOC_V2_IN_DO_ECN_DECAP_COPY_OFST 50
30067 #define MC_CMD_MAE_ACTION_SET_ALLOC_V2_IN_DO_ECN_DECAP_COPY_LBN 1
30068 #define MC_CMD_MAE_ACTION_SET_ALLOC_V2_IN_DO_ECN_DECAP_COPY_WIDTH 1
30069 #define MC_CMD_MAE_ACTION_SET_ALLOC_V2_IN_DO_REPLACE_ECN_OFST 50
30070 #define MC_CMD_MAE_ACTION_SET_ALLOC_V2_IN_DO_REPLACE_ECN_LBN 2
30071 #define MC_CMD_MAE_ACTION_SET_ALLOC_V2_IN_DO_REPLACE_ECN_WIDTH 1
30072 #define MC_CMD_MAE_ACTION_SET_ALLOC_V2_IN_ECN_VALUE_OFST 50
30073 #define MC_CMD_MAE_ACTION_SET_ALLOC_V2_IN_ECN_VALUE_LBN 3
30074 #define MC_CMD_MAE_ACTION_SET_ALLOC_V2_IN_ECN_VALUE_WIDTH 2
30075 #define MC_CMD_MAE_ACTION_SET_ALLOC_V2_IN_ECN_ECT_0_TO_CE_OFST 50
30076 #define MC_CMD_MAE_ACTION_SET_ALLOC_V2_IN_ECN_ECT_0_TO_CE_LBN 5
30077 #define MC_CMD_MAE_ACTION_SET_ALLOC_V2_IN_ECN_ECT_0_TO_CE_WIDTH 1
30078 #define MC_CMD_MAE_ACTION_SET_ALLOC_V2_IN_ECN_ECT_1_TO_CE_OFST 50
30079 #define MC_CMD_MAE_ACTION_SET_ALLOC_V2_IN_ECN_ECT_1_TO_CE_LBN 6
30080 #define MC_CMD_MAE_ACTION_SET_ALLOC_V2_IN_ECN_ECT_1_TO_CE_WIDTH 1
30081
30082 /* MC_CMD_MAE_ACTION_SET_ALLOC_OUT msgresponse */
30083 #define MC_CMD_MAE_ACTION_SET_ALLOC_OUT_LEN 4
30084 /* The MSB of the AS_ID is guaranteed to be clear if the ID is not
30085  * ACTION_SET_ID_NULL. This allows an AS_ID to be distinguished from an ASL_ID
30086  * returned from MC_CMD_MAE_ACTION_SET_LIST_ALLOC.
30087  */
30088 #define MC_CMD_MAE_ACTION_SET_ALLOC_OUT_AS_ID_OFST 0
30089 #define MC_CMD_MAE_ACTION_SET_ALLOC_OUT_AS_ID_LEN 4
30090 /* enum: An action set ID that is guaranteed never to represent an action set
30091  */
30092 #define MC_CMD_MAE_ACTION_SET_ALLOC_OUT_ACTION_SET_ID_NULL 0xffffffff
30093
30094
30095 /***********************************/
30096 /* MC_CMD_MAE_ACTION_SET_FREE
30097  */
30098 #define MC_CMD_MAE_ACTION_SET_FREE 0x14e
30099 #define MC_CMD_MAE_ACTION_SET_FREE_MSGSET 0x14e
30100 #undef  MC_CMD_0x14e_PRIVILEGE_CTG
30101
30102 #define MC_CMD_0x14e_PRIVILEGE_CTG SRIOV_CTG_MAE
30103
30104 /* MC_CMD_MAE_ACTION_SET_FREE_IN msgrequest */
30105 #define MC_CMD_MAE_ACTION_SET_FREE_IN_LENMIN 4
30106 #define MC_CMD_MAE_ACTION_SET_FREE_IN_LENMAX 128
30107 #define MC_CMD_MAE_ACTION_SET_FREE_IN_LENMAX_MCDI2 128
30108 #define MC_CMD_MAE_ACTION_SET_FREE_IN_LEN(num) (0+4*(num))
30109 #define MC_CMD_MAE_ACTION_SET_FREE_IN_AS_ID_NUM(len) (((len)-0)/4)
30110 /* Same semantics as MC_CMD_MAE_COUNTER_FREE */
30111 #define MC_CMD_MAE_ACTION_SET_FREE_IN_AS_ID_OFST 0
30112 #define MC_CMD_MAE_ACTION_SET_FREE_IN_AS_ID_LEN 4
30113 #define MC_CMD_MAE_ACTION_SET_FREE_IN_AS_ID_MINNUM 1
30114 #define MC_CMD_MAE_ACTION_SET_FREE_IN_AS_ID_MAXNUM 32
30115 #define MC_CMD_MAE_ACTION_SET_FREE_IN_AS_ID_MAXNUM_MCDI2 32
30116
30117 /* MC_CMD_MAE_ACTION_SET_FREE_OUT msgresponse */
30118 #define MC_CMD_MAE_ACTION_SET_FREE_OUT_LENMIN 4
30119 #define MC_CMD_MAE_ACTION_SET_FREE_OUT_LENMAX 128
30120 #define MC_CMD_MAE_ACTION_SET_FREE_OUT_LENMAX_MCDI2 128
30121 #define MC_CMD_MAE_ACTION_SET_FREE_OUT_LEN(num) (0+4*(num))
30122 #define MC_CMD_MAE_ACTION_SET_FREE_OUT_FREED_AS_ID_NUM(len) (((len)-0)/4)
30123 /* Same semantics as MC_CMD_MAE_COUNTER_FREE */
30124 #define MC_CMD_MAE_ACTION_SET_FREE_OUT_FREED_AS_ID_OFST 0
30125 #define MC_CMD_MAE_ACTION_SET_FREE_OUT_FREED_AS_ID_LEN 4
30126 #define MC_CMD_MAE_ACTION_SET_FREE_OUT_FREED_AS_ID_MINNUM 1
30127 #define MC_CMD_MAE_ACTION_SET_FREE_OUT_FREED_AS_ID_MAXNUM 32
30128 #define MC_CMD_MAE_ACTION_SET_FREE_OUT_FREED_AS_ID_MAXNUM_MCDI2 32
30129
30130
30131 /***********************************/
30132 /* MC_CMD_MAE_ACTION_SET_LIST_ALLOC
30133  * Allocate an action set list (ASL) that can be referenced by an ID. The ASL
30134  * ID can be used when inserting an action rule, so that for each packet
30135  * matching the rule every action set in the list is applied. If the maximum
30136  * number of ASLs have already been allocated then the command will fail with
30137  * MC_CMD_ERR_ENOSPC.
30138  */
30139 #define MC_CMD_MAE_ACTION_SET_LIST_ALLOC 0x14f
30140 #define MC_CMD_MAE_ACTION_SET_LIST_ALLOC_MSGSET 0x14f
30141 #undef  MC_CMD_0x14f_PRIVILEGE_CTG
30142
30143 #define MC_CMD_0x14f_PRIVILEGE_CTG SRIOV_CTG_MAE
30144
30145 /* MC_CMD_MAE_ACTION_SET_LIST_ALLOC_IN msgrequest */
30146 #define MC_CMD_MAE_ACTION_SET_LIST_ALLOC_IN_LENMIN 8
30147 #define MC_CMD_MAE_ACTION_SET_LIST_ALLOC_IN_LENMAX 252
30148 #define MC_CMD_MAE_ACTION_SET_LIST_ALLOC_IN_LENMAX_MCDI2 1020
30149 #define MC_CMD_MAE_ACTION_SET_LIST_ALLOC_IN_LEN(num) (4+4*(num))
30150 #define MC_CMD_MAE_ACTION_SET_LIST_ALLOC_IN_AS_IDS_NUM(len) (((len)-4)/4)
30151 /* Number of elements in the AS_IDS field. */
30152 #define MC_CMD_MAE_ACTION_SET_LIST_ALLOC_IN_COUNT_OFST 0
30153 #define MC_CMD_MAE_ACTION_SET_LIST_ALLOC_IN_COUNT_LEN 4
30154 /* The IDs of the action sets in this list. The last element of this list may
30155  * be the ID of an already allocated ASL. In this case the action sets from the
30156  * already allocated ASL will be applied after the action sets supplied by this
30157  * request. This mechanism can be used to reduce resource usage in the case
30158  * where one ASL is a sublist of another ASL. The sublist should be allocated
30159  * first, then the superlist should be allocated by supplying all required
30160  * action set IDs that are not in the sublist followed by the ID of the
30161  * sublist. One sublist can be referenced by multiple superlists.
30162  */
30163 #define MC_CMD_MAE_ACTION_SET_LIST_ALLOC_IN_AS_IDS_OFST 4
30164 #define MC_CMD_MAE_ACTION_SET_LIST_ALLOC_IN_AS_IDS_LEN 4
30165 #define MC_CMD_MAE_ACTION_SET_LIST_ALLOC_IN_AS_IDS_MINNUM 1
30166 #define MC_CMD_MAE_ACTION_SET_LIST_ALLOC_IN_AS_IDS_MAXNUM 62
30167 #define MC_CMD_MAE_ACTION_SET_LIST_ALLOC_IN_AS_IDS_MAXNUM_MCDI2 254
30168
30169 /* MC_CMD_MAE_ACTION_SET_LIST_ALLOC_OUT msgresponse */
30170 #define MC_CMD_MAE_ACTION_SET_LIST_ALLOC_OUT_LEN 4
30171 /* The MSB of the ASL_ID is guaranteed to be set. This allows an ASL_ID to be
30172  * distinguished from an AS_ID returned from MC_CMD_MAE_ACTION_SET_ALLOC.
30173  */
30174 #define MC_CMD_MAE_ACTION_SET_LIST_ALLOC_OUT_ASL_ID_OFST 0
30175 #define MC_CMD_MAE_ACTION_SET_LIST_ALLOC_OUT_ASL_ID_LEN 4
30176 /* enum: An action set list ID that is guaranteed never to represent an action
30177  * set list
30178  */
30179 #define MC_CMD_MAE_ACTION_SET_LIST_ALLOC_OUT_ACTION_SET_LIST_ID_NULL 0xffffffff
30180
30181
30182 /***********************************/
30183 /* MC_CMD_MAE_ACTION_SET_LIST_FREE
30184  * Free match-action-engine redirect_lists
30185  */
30186 #define MC_CMD_MAE_ACTION_SET_LIST_FREE 0x150
30187 #define MC_CMD_MAE_ACTION_SET_LIST_FREE_MSGSET 0x150
30188 #undef  MC_CMD_0x150_PRIVILEGE_CTG
30189
30190 #define MC_CMD_0x150_PRIVILEGE_CTG SRIOV_CTG_MAE
30191
30192 /* MC_CMD_MAE_ACTION_SET_LIST_FREE_IN msgrequest */
30193 #define MC_CMD_MAE_ACTION_SET_LIST_FREE_IN_LENMIN 4
30194 #define MC_CMD_MAE_ACTION_SET_LIST_FREE_IN_LENMAX 128
30195 #define MC_CMD_MAE_ACTION_SET_LIST_FREE_IN_LENMAX_MCDI2 128
30196 #define MC_CMD_MAE_ACTION_SET_LIST_FREE_IN_LEN(num) (0+4*(num))
30197 #define MC_CMD_MAE_ACTION_SET_LIST_FREE_IN_ASL_ID_NUM(len) (((len)-0)/4)
30198 /* Same semantics as MC_CMD_MAE_COUNTER_FREE */
30199 #define MC_CMD_MAE_ACTION_SET_LIST_FREE_IN_ASL_ID_OFST 0
30200 #define MC_CMD_MAE_ACTION_SET_LIST_FREE_IN_ASL_ID_LEN 4
30201 #define MC_CMD_MAE_ACTION_SET_LIST_FREE_IN_ASL_ID_MINNUM 1
30202 #define MC_CMD_MAE_ACTION_SET_LIST_FREE_IN_ASL_ID_MAXNUM 32
30203 #define MC_CMD_MAE_ACTION_SET_LIST_FREE_IN_ASL_ID_MAXNUM_MCDI2 32
30204
30205 /* MC_CMD_MAE_ACTION_SET_LIST_FREE_OUT msgresponse */
30206 #define MC_CMD_MAE_ACTION_SET_LIST_FREE_OUT_LENMIN 4
30207 #define MC_CMD_MAE_ACTION_SET_LIST_FREE_OUT_LENMAX 128
30208 #define MC_CMD_MAE_ACTION_SET_LIST_FREE_OUT_LENMAX_MCDI2 128
30209 #define MC_CMD_MAE_ACTION_SET_LIST_FREE_OUT_LEN(num) (0+4*(num))
30210 #define MC_CMD_MAE_ACTION_SET_LIST_FREE_OUT_FREED_ASL_ID_NUM(len) (((len)-0)/4)
30211 /* Same semantics as MC_CMD_MAE_COUNTER_FREE */
30212 #define MC_CMD_MAE_ACTION_SET_LIST_FREE_OUT_FREED_ASL_ID_OFST 0
30213 #define MC_CMD_MAE_ACTION_SET_LIST_FREE_OUT_FREED_ASL_ID_LEN 4
30214 #define MC_CMD_MAE_ACTION_SET_LIST_FREE_OUT_FREED_ASL_ID_MINNUM 1
30215 #define MC_CMD_MAE_ACTION_SET_LIST_FREE_OUT_FREED_ASL_ID_MAXNUM 32
30216 #define MC_CMD_MAE_ACTION_SET_LIST_FREE_OUT_FREED_ASL_ID_MAXNUM_MCDI2 32
30217
30218
30219 /***********************************/
30220 /* MC_CMD_MAE_OUTER_RULE_INSERT
30221  * Inserts an Outer Rule, which controls encapsulation parsing, and may
30222  * influence the Lookup Sequence. If the maximum number of rules have already
30223  * been inserted then the command will fail with MC_CMD_ERR_ENOSPC.
30224  */
30225 #define MC_CMD_MAE_OUTER_RULE_INSERT 0x15a
30226 #define MC_CMD_MAE_OUTER_RULE_INSERT_MSGSET 0x15a
30227 #undef  MC_CMD_0x15a_PRIVILEGE_CTG
30228
30229 #define MC_CMD_0x15a_PRIVILEGE_CTG SRIOV_CTG_MAE
30230
30231 /* MC_CMD_MAE_OUTER_RULE_INSERT_IN msgrequest */
30232 #define MC_CMD_MAE_OUTER_RULE_INSERT_IN_LENMIN 16
30233 #define MC_CMD_MAE_OUTER_RULE_INSERT_IN_LENMAX 252
30234 #define MC_CMD_MAE_OUTER_RULE_INSERT_IN_LENMAX_MCDI2 1020
30235 #define MC_CMD_MAE_OUTER_RULE_INSERT_IN_LEN(num) (16+1*(num))
30236 #define MC_CMD_MAE_OUTER_RULE_INSERT_IN_FIELD_MATCH_CRITERIA_NUM(len) (((len)-16)/1)
30237 /* Packets matching the rule will be parsed with this encapsulation. */
30238 #define MC_CMD_MAE_OUTER_RULE_INSERT_IN_ENCAP_TYPE_OFST 0
30239 #define MC_CMD_MAE_OUTER_RULE_INSERT_IN_ENCAP_TYPE_LEN 4
30240 /*            Enum values, see field(s): */
30241 /*               MAE_MCDI_ENCAP_TYPE */
30242 /* Match priority. Lower values have higher priority. Must be less than
30243  * MC_CMD_MAE_GET_CAPS_OUT.ENCAP_PRIOS If a packet matches two filters with
30244  * equal priority then it is unspecified which takes priority.
30245  */
30246 #define MC_CMD_MAE_OUTER_RULE_INSERT_IN_PRIO_OFST 4
30247 #define MC_CMD_MAE_OUTER_RULE_INSERT_IN_PRIO_LEN 4
30248 #define MC_CMD_MAE_OUTER_RULE_INSERT_IN_LOOKUP_CONTROL_OFST 8
30249 #define MC_CMD_MAE_OUTER_RULE_INSERT_IN_LOOKUP_CONTROL_LEN 4
30250 #define MC_CMD_MAE_OUTER_RULE_INSERT_IN_DO_CT_OFST 8
30251 #define MC_CMD_MAE_OUTER_RULE_INSERT_IN_DO_CT_LBN 0
30252 #define MC_CMD_MAE_OUTER_RULE_INSERT_IN_DO_CT_WIDTH 1
30253 #define MC_CMD_MAE_OUTER_RULE_INSERT_IN_CT_VNI_MODE_OFST 8
30254 #define MC_CMD_MAE_OUTER_RULE_INSERT_IN_CT_VNI_MODE_LBN 1
30255 #define MC_CMD_MAE_OUTER_RULE_INSERT_IN_CT_VNI_MODE_WIDTH 2
30256 /*             Enum values, see field(s): */
30257 /*                MAE_CT_VNI_MODE */
30258 #define MC_CMD_MAE_OUTER_RULE_INSERT_IN_RECIRC_ID_OFST 8
30259 #define MC_CMD_MAE_OUTER_RULE_INSERT_IN_RECIRC_ID_LBN 8
30260 #define MC_CMD_MAE_OUTER_RULE_INSERT_IN_RECIRC_ID_WIDTH 8
30261 #define MC_CMD_MAE_OUTER_RULE_INSERT_IN_CT_DOMAIN_OFST 8
30262 #define MC_CMD_MAE_OUTER_RULE_INSERT_IN_CT_DOMAIN_LBN 16
30263 #define MC_CMD_MAE_OUTER_RULE_INSERT_IN_CT_DOMAIN_WIDTH 16
30264 /* Reserved for future use. Must be set to zero. */
30265 #define MC_CMD_MAE_OUTER_RULE_INSERT_IN_RSVD_OFST 12
30266 #define MC_CMD_MAE_OUTER_RULE_INSERT_IN_RSVD_LEN 4
30267 /* Structure of the format MAE_ENC_FIELD_PAIRS. */
30268 #define MC_CMD_MAE_OUTER_RULE_INSERT_IN_FIELD_MATCH_CRITERIA_OFST 16
30269 #define MC_CMD_MAE_OUTER_RULE_INSERT_IN_FIELD_MATCH_CRITERIA_LEN 1
30270 #define MC_CMD_MAE_OUTER_RULE_INSERT_IN_FIELD_MATCH_CRITERIA_MINNUM 0
30271 #define MC_CMD_MAE_OUTER_RULE_INSERT_IN_FIELD_MATCH_CRITERIA_MAXNUM 236
30272 #define MC_CMD_MAE_OUTER_RULE_INSERT_IN_FIELD_MATCH_CRITERIA_MAXNUM_MCDI2 1004
30273
30274 /* MC_CMD_MAE_OUTER_RULE_INSERT_OUT msgresponse */
30275 #define MC_CMD_MAE_OUTER_RULE_INSERT_OUT_LEN 4
30276 #define MC_CMD_MAE_OUTER_RULE_INSERT_OUT_OR_ID_OFST 0
30277 #define MC_CMD_MAE_OUTER_RULE_INSERT_OUT_OR_ID_LEN 4
30278 /* enum: An outer match ID that is guaranteed never to represent an outer match
30279  */
30280 #define MC_CMD_MAE_OUTER_RULE_INSERT_OUT_OUTER_RULE_ID_NULL 0xffffffff
30281
30282
30283 /***********************************/
30284 /* MC_CMD_MAE_OUTER_RULE_REMOVE
30285  */
30286 #define MC_CMD_MAE_OUTER_RULE_REMOVE 0x15b
30287 #define MC_CMD_MAE_OUTER_RULE_REMOVE_MSGSET 0x15b
30288 #undef  MC_CMD_0x15b_PRIVILEGE_CTG
30289
30290 #define MC_CMD_0x15b_PRIVILEGE_CTG SRIOV_CTG_MAE
30291
30292 /* MC_CMD_MAE_OUTER_RULE_REMOVE_IN msgrequest */
30293 #define MC_CMD_MAE_OUTER_RULE_REMOVE_IN_LENMIN 4
30294 #define MC_CMD_MAE_OUTER_RULE_REMOVE_IN_LENMAX 128
30295 #define MC_CMD_MAE_OUTER_RULE_REMOVE_IN_LENMAX_MCDI2 128
30296 #define MC_CMD_MAE_OUTER_RULE_REMOVE_IN_LEN(num) (0+4*(num))
30297 #define MC_CMD_MAE_OUTER_RULE_REMOVE_IN_OR_ID_NUM(len) (((len)-0)/4)
30298 /* Same semantics as MC_CMD_MAE_COUNTER_FREE */
30299 #define MC_CMD_MAE_OUTER_RULE_REMOVE_IN_OR_ID_OFST 0
30300 #define MC_CMD_MAE_OUTER_RULE_REMOVE_IN_OR_ID_LEN 4
30301 #define MC_CMD_MAE_OUTER_RULE_REMOVE_IN_OR_ID_MINNUM 1
30302 #define MC_CMD_MAE_OUTER_RULE_REMOVE_IN_OR_ID_MAXNUM 32
30303 #define MC_CMD_MAE_OUTER_RULE_REMOVE_IN_OR_ID_MAXNUM_MCDI2 32
30304
30305 /* MC_CMD_MAE_OUTER_RULE_REMOVE_OUT msgresponse */
30306 #define MC_CMD_MAE_OUTER_RULE_REMOVE_OUT_LENMIN 4
30307 #define MC_CMD_MAE_OUTER_RULE_REMOVE_OUT_LENMAX 128
30308 #define MC_CMD_MAE_OUTER_RULE_REMOVE_OUT_LENMAX_MCDI2 128
30309 #define MC_CMD_MAE_OUTER_RULE_REMOVE_OUT_LEN(num) (0+4*(num))
30310 #define MC_CMD_MAE_OUTER_RULE_REMOVE_OUT_REMOVED_OR_ID_NUM(len) (((len)-0)/4)
30311 /* Same semantics as MC_CMD_MAE_COUNTER_FREE */
30312 #define MC_CMD_MAE_OUTER_RULE_REMOVE_OUT_REMOVED_OR_ID_OFST 0
30313 #define MC_CMD_MAE_OUTER_RULE_REMOVE_OUT_REMOVED_OR_ID_LEN 4
30314 #define MC_CMD_MAE_OUTER_RULE_REMOVE_OUT_REMOVED_OR_ID_MINNUM 1
30315 #define MC_CMD_MAE_OUTER_RULE_REMOVE_OUT_REMOVED_OR_ID_MAXNUM 32
30316 #define MC_CMD_MAE_OUTER_RULE_REMOVE_OUT_REMOVED_OR_ID_MAXNUM_MCDI2 32
30317
30318 /* MAE_ACTION_RULE_RESPONSE structuredef */
30319 #define MAE_ACTION_RULE_RESPONSE_LEN 16
30320 #define MAE_ACTION_RULE_RESPONSE_ASL_ID_OFST 0
30321 #define MAE_ACTION_RULE_RESPONSE_ASL_ID_LEN 4
30322 #define MAE_ACTION_RULE_RESPONSE_ASL_ID_LBN 0
30323 #define MAE_ACTION_RULE_RESPONSE_ASL_ID_WIDTH 32
30324 /* Only one of ASL_ID or AS_ID may have a non-NULL value. */
30325 #define MAE_ACTION_RULE_RESPONSE_AS_ID_OFST 4
30326 #define MAE_ACTION_RULE_RESPONSE_AS_ID_LEN 4
30327 #define MAE_ACTION_RULE_RESPONSE_AS_ID_LBN 32
30328 #define MAE_ACTION_RULE_RESPONSE_AS_ID_WIDTH 32
30329 /* Controls lookup flow when this rule is hit. See sub-fields for details. More
30330  * info on the lookup sequence can be found in SF-122976-TC. It is an error to
30331  * set both DO_CT and DO_RECIRC.
30332  */
30333 #define MAE_ACTION_RULE_RESPONSE_LOOKUP_CONTROL_OFST 8
30334 #define MAE_ACTION_RULE_RESPONSE_LOOKUP_CONTROL_LEN 4
30335 #define MAE_ACTION_RULE_RESPONSE_DO_CT_OFST 8
30336 #define MAE_ACTION_RULE_RESPONSE_DO_CT_LBN 0
30337 #define MAE_ACTION_RULE_RESPONSE_DO_CT_WIDTH 1
30338 #define MAE_ACTION_RULE_RESPONSE_DO_RECIRC_OFST 8
30339 #define MAE_ACTION_RULE_RESPONSE_DO_RECIRC_LBN 1
30340 #define MAE_ACTION_RULE_RESPONSE_DO_RECIRC_WIDTH 1
30341 #define MAE_ACTION_RULE_RESPONSE_CT_VNI_MODE_OFST 8
30342 #define MAE_ACTION_RULE_RESPONSE_CT_VNI_MODE_LBN 2
30343 #define MAE_ACTION_RULE_RESPONSE_CT_VNI_MODE_WIDTH 2
30344 /*             Enum values, see field(s): */
30345 /*                MAE_CT_VNI_MODE */
30346 #define MAE_ACTION_RULE_RESPONSE_RECIRC_ID_OFST 8
30347 #define MAE_ACTION_RULE_RESPONSE_RECIRC_ID_LBN 8
30348 #define MAE_ACTION_RULE_RESPONSE_RECIRC_ID_WIDTH 8
30349 #define MAE_ACTION_RULE_RESPONSE_CT_DOMAIN_OFST 8
30350 #define MAE_ACTION_RULE_RESPONSE_CT_DOMAIN_LBN 16
30351 #define MAE_ACTION_RULE_RESPONSE_CT_DOMAIN_WIDTH 16
30352 #define MAE_ACTION_RULE_RESPONSE_LOOKUP_CONTROL_LBN 64
30353 #define MAE_ACTION_RULE_RESPONSE_LOOKUP_CONTROL_WIDTH 32
30354 /* Counter ID to increment if DO_CT or DO_RECIRC is set. Must be set to
30355  * COUNTER_ID_NULL otherwise.
30356  */
30357 #define MAE_ACTION_RULE_RESPONSE_COUNTER_ID_OFST 12
30358 #define MAE_ACTION_RULE_RESPONSE_COUNTER_ID_LEN 4
30359 #define MAE_ACTION_RULE_RESPONSE_COUNTER_ID_LBN 96
30360 #define MAE_ACTION_RULE_RESPONSE_COUNTER_ID_WIDTH 32
30361
30362
30363 /***********************************/
30364 /* MC_CMD_MAE_ACTION_RULE_INSERT
30365  * Insert a rule specify that packets matching a filter be processed according
30366  * to a previous allocated action. Masks can be set as indicated by
30367  * MC_CMD_MAE_GET_MATCH_FIELD_CAPABILITIES. If the maximum number of rules have
30368  * already been inserted then the command will fail with MC_CMD_ERR_ENOSPC.
30369  */
30370 #define MC_CMD_MAE_ACTION_RULE_INSERT 0x15c
30371 #define MC_CMD_MAE_ACTION_RULE_INSERT_MSGSET 0x15c
30372 #undef  MC_CMD_0x15c_PRIVILEGE_CTG
30373
30374 #define MC_CMD_0x15c_PRIVILEGE_CTG SRIOV_CTG_MAE
30375
30376 /* MC_CMD_MAE_ACTION_RULE_INSERT_IN msgrequest */
30377 #define MC_CMD_MAE_ACTION_RULE_INSERT_IN_LENMIN 28
30378 #define MC_CMD_MAE_ACTION_RULE_INSERT_IN_LENMAX 252
30379 #define MC_CMD_MAE_ACTION_RULE_INSERT_IN_LENMAX_MCDI2 1020
30380 #define MC_CMD_MAE_ACTION_RULE_INSERT_IN_LEN(num) (28+1*(num))
30381 #define MC_CMD_MAE_ACTION_RULE_INSERT_IN_MATCH_CRITERIA_NUM(len) (((len)-28)/1)
30382 /* See MC_CMD_MAE_OUTER_RULE_REGISTER_IN/PRIO. */
30383 #define MC_CMD_MAE_ACTION_RULE_INSERT_IN_PRIO_OFST 0
30384 #define MC_CMD_MAE_ACTION_RULE_INSERT_IN_PRIO_LEN 4
30385 /* Structure of the format MAE_ACTION_RULE_RESPONSE */
30386 #define MC_CMD_MAE_ACTION_RULE_INSERT_IN_RESPONSE_OFST 4
30387 #define MC_CMD_MAE_ACTION_RULE_INSERT_IN_RESPONSE_LEN 20
30388 /* Reserved for future use. Must be set to zero. */
30389 #define MC_CMD_MAE_ACTION_RULE_INSERT_IN_RSVD_OFST 24
30390 #define MC_CMD_MAE_ACTION_RULE_INSERT_IN_RSVD_LEN 4
30391 /* Structure of the format MAE_FIELD_MASK_VALUE_PAIRS */
30392 #define MC_CMD_MAE_ACTION_RULE_INSERT_IN_MATCH_CRITERIA_OFST 28
30393 #define MC_CMD_MAE_ACTION_RULE_INSERT_IN_MATCH_CRITERIA_LEN 1
30394 #define MC_CMD_MAE_ACTION_RULE_INSERT_IN_MATCH_CRITERIA_MINNUM 0
30395 #define MC_CMD_MAE_ACTION_RULE_INSERT_IN_MATCH_CRITERIA_MAXNUM 224
30396 #define MC_CMD_MAE_ACTION_RULE_INSERT_IN_MATCH_CRITERIA_MAXNUM_MCDI2 992
30397
30398 /* MC_CMD_MAE_ACTION_RULE_INSERT_OUT msgresponse */
30399 #define MC_CMD_MAE_ACTION_RULE_INSERT_OUT_LEN 4
30400 #define MC_CMD_MAE_ACTION_RULE_INSERT_OUT_AR_ID_OFST 0
30401 #define MC_CMD_MAE_ACTION_RULE_INSERT_OUT_AR_ID_LEN 4
30402 /* enum: An action rule ID that is guaranteed never to represent an action rule
30403  */
30404 #define MC_CMD_MAE_ACTION_RULE_INSERT_OUT_ACTION_RULE_ID_NULL 0xffffffff
30405
30406
30407 /***********************************/
30408 /* MC_CMD_MAE_ACTION_RULE_UPDATE
30409  * Atomically change the response of an action rule. Firmware may return
30410  * ENOTSUP, in which case the driver should DELETE/INSERT.
30411  */
30412 #define MC_CMD_MAE_ACTION_RULE_UPDATE 0x15d
30413 #define MC_CMD_MAE_ACTION_RULE_UPDATE_MSGSET 0x15d
30414 #undef  MC_CMD_0x15d_PRIVILEGE_CTG
30415
30416 #define MC_CMD_0x15d_PRIVILEGE_CTG SRIOV_CTG_MAE
30417
30418 /* MC_CMD_MAE_ACTION_RULE_UPDATE_IN msgrequest */
30419 #define MC_CMD_MAE_ACTION_RULE_UPDATE_IN_LEN 24
30420 /* ID of action rule to update */
30421 #define MC_CMD_MAE_ACTION_RULE_UPDATE_IN_AR_ID_OFST 0
30422 #define MC_CMD_MAE_ACTION_RULE_UPDATE_IN_AR_ID_LEN 4
30423 /* Structure of the format MAE_ACTION_RULE_RESPONSE */
30424 #define MC_CMD_MAE_ACTION_RULE_UPDATE_IN_RESPONSE_OFST 4
30425 #define MC_CMD_MAE_ACTION_RULE_UPDATE_IN_RESPONSE_LEN 20
30426
30427 /* MC_CMD_MAE_ACTION_RULE_UPDATE_OUT msgresponse */
30428 #define MC_CMD_MAE_ACTION_RULE_UPDATE_OUT_LEN 0
30429
30430
30431 /***********************************/
30432 /* MC_CMD_MAE_ACTION_RULE_DELETE
30433  */
30434 #define MC_CMD_MAE_ACTION_RULE_DELETE 0x155
30435 #define MC_CMD_MAE_ACTION_RULE_DELETE_MSGSET 0x155
30436 #undef  MC_CMD_0x155_PRIVILEGE_CTG
30437
30438 #define MC_CMD_0x155_PRIVILEGE_CTG SRIOV_CTG_MAE
30439
30440 /* MC_CMD_MAE_ACTION_RULE_DELETE_IN msgrequest */
30441 #define MC_CMD_MAE_ACTION_RULE_DELETE_IN_LENMIN 4
30442 #define MC_CMD_MAE_ACTION_RULE_DELETE_IN_LENMAX 128
30443 #define MC_CMD_MAE_ACTION_RULE_DELETE_IN_LENMAX_MCDI2 128
30444 #define MC_CMD_MAE_ACTION_RULE_DELETE_IN_LEN(num) (0+4*(num))
30445 #define MC_CMD_MAE_ACTION_RULE_DELETE_IN_AR_ID_NUM(len) (((len)-0)/4)
30446 /* Same semantics as MC_CMD_MAE_COUNTER_FREE */
30447 #define MC_CMD_MAE_ACTION_RULE_DELETE_IN_AR_ID_OFST 0
30448 #define MC_CMD_MAE_ACTION_RULE_DELETE_IN_AR_ID_LEN 4
30449 #define MC_CMD_MAE_ACTION_RULE_DELETE_IN_AR_ID_MINNUM 1
30450 #define MC_CMD_MAE_ACTION_RULE_DELETE_IN_AR_ID_MAXNUM 32
30451 #define MC_CMD_MAE_ACTION_RULE_DELETE_IN_AR_ID_MAXNUM_MCDI2 32
30452
30453 /* MC_CMD_MAE_ACTION_RULE_DELETE_OUT msgresponse */
30454 #define MC_CMD_MAE_ACTION_RULE_DELETE_OUT_LENMIN 4
30455 #define MC_CMD_MAE_ACTION_RULE_DELETE_OUT_LENMAX 128
30456 #define MC_CMD_MAE_ACTION_RULE_DELETE_OUT_LENMAX_MCDI2 128
30457 #define MC_CMD_MAE_ACTION_RULE_DELETE_OUT_LEN(num) (0+4*(num))
30458 #define MC_CMD_MAE_ACTION_RULE_DELETE_OUT_DELETED_AR_ID_NUM(len) (((len)-0)/4)
30459 /* Same semantics as MC_CMD_MAE_COUNTER_FREE */
30460 #define MC_CMD_MAE_ACTION_RULE_DELETE_OUT_DELETED_AR_ID_OFST 0
30461 #define MC_CMD_MAE_ACTION_RULE_DELETE_OUT_DELETED_AR_ID_LEN 4
30462 #define MC_CMD_MAE_ACTION_RULE_DELETE_OUT_DELETED_AR_ID_MINNUM 1
30463 #define MC_CMD_MAE_ACTION_RULE_DELETE_OUT_DELETED_AR_ID_MAXNUM 32
30464 #define MC_CMD_MAE_ACTION_RULE_DELETE_OUT_DELETED_AR_ID_MAXNUM_MCDI2 32
30465
30466
30467 /***********************************/
30468 /* MC_CMD_MAE_MPORT_LOOKUP
30469  * Return the m-port corresponding to a selector.
30470  */
30471 #define MC_CMD_MAE_MPORT_LOOKUP 0x160
30472 #define MC_CMD_MAE_MPORT_LOOKUP_MSGSET 0x160
30473 #undef  MC_CMD_0x160_PRIVILEGE_CTG
30474
30475 #define MC_CMD_0x160_PRIVILEGE_CTG SRIOV_CTG_GENERAL
30476
30477 /* MC_CMD_MAE_MPORT_LOOKUP_IN msgrequest */
30478 #define MC_CMD_MAE_MPORT_LOOKUP_IN_LEN 4
30479 #define MC_CMD_MAE_MPORT_LOOKUP_IN_MPORT_SELECTOR_OFST 0
30480 #define MC_CMD_MAE_MPORT_LOOKUP_IN_MPORT_SELECTOR_LEN 4
30481
30482 /* MC_CMD_MAE_MPORT_LOOKUP_OUT msgresponse */
30483 #define MC_CMD_MAE_MPORT_LOOKUP_OUT_LEN 4
30484 #define MC_CMD_MAE_MPORT_LOOKUP_OUT_MPORT_ID_OFST 0
30485 #define MC_CMD_MAE_MPORT_LOOKUP_OUT_MPORT_ID_LEN 4
30486
30487
30488 /***********************************/
30489 /* MC_CMD_MAE_MPORT_ALLOC
30490  * Allocates a m-port, which can subsequently be used in action rules as a
30491  * match or delivery argument.
30492  */
30493 #define MC_CMD_MAE_MPORT_ALLOC 0x163
30494 #define MC_CMD_MAE_MPORT_ALLOC_MSGSET 0x163
30495 #undef  MC_CMD_0x163_PRIVILEGE_CTG
30496
30497 #define MC_CMD_0x163_PRIVILEGE_CTG SRIOV_CTG_MAE
30498
30499 /* MC_CMD_MAE_MPORT_ALLOC_IN msgrequest */
30500 #define MC_CMD_MAE_MPORT_ALLOC_IN_LEN 20
30501 /* The type of m-port to allocate. Firmware may return ENOTSUP for certain
30502  * types.
30503  */
30504 #define MC_CMD_MAE_MPORT_ALLOC_IN_TYPE_OFST 0
30505 #define MC_CMD_MAE_MPORT_ALLOC_IN_TYPE_LEN 4
30506 /* enum: Traffic can be sent to this type of m-port using an override
30507  * descriptor. Traffic received on this type of m-port will go to the VNIC on a
30508  * nominated m-port, and will be delivered with metadata identifying the alias
30509  * m-port.
30510  */
30511 #define MC_CMD_MAE_MPORT_ALLOC_IN_MPORT_TYPE_ALIAS 0x1
30512 /* enum: This type of m-port has a VNIC attached. Queues can be created on this
30513  * VNIC by specifying the created m-port as an m-port selector at queue
30514  * creation time.
30515  */
30516 #define MC_CMD_MAE_MPORT_ALLOC_IN_MPORT_TYPE_VNIC 0x2
30517 /* 128-bit value for use by the driver. */
30518 #define MC_CMD_MAE_MPORT_ALLOC_IN_UUID_OFST 4
30519 #define MC_CMD_MAE_MPORT_ALLOC_IN_UUID_LEN 16
30520
30521 /* MC_CMD_MAE_MPORT_ALLOC_ALIAS_IN msgrequest */
30522 #define MC_CMD_MAE_MPORT_ALLOC_ALIAS_IN_LEN 24
30523 /* The type of m-port to allocate. Firmware may return ENOTSUP for certain
30524  * types.
30525  */
30526 #define MC_CMD_MAE_MPORT_ALLOC_ALIAS_IN_TYPE_OFST 0
30527 #define MC_CMD_MAE_MPORT_ALLOC_ALIAS_IN_TYPE_LEN 4
30528 /* enum: Traffic can be sent to this type of m-port using an override
30529  * descriptor. Traffic received on this type of m-port will go to the VNIC on a
30530  * nominated m-port, and will be delivered with metadata identifying the alias
30531  * m-port.
30532  */
30533 #define MC_CMD_MAE_MPORT_ALLOC_ALIAS_IN_MPORT_TYPE_ALIAS 0x1
30534 /* enum: This type of m-port has a VNIC attached. Queues can be created on this
30535  * VNIC by specifying the created m-port as an m-port selector at queue
30536  * creation time.
30537  */
30538 #define MC_CMD_MAE_MPORT_ALLOC_ALIAS_IN_MPORT_TYPE_VNIC 0x2
30539 /* 128-bit value for use by the driver. */
30540 #define MC_CMD_MAE_MPORT_ALLOC_ALIAS_IN_UUID_OFST 4
30541 #define MC_CMD_MAE_MPORT_ALLOC_ALIAS_IN_UUID_LEN 16
30542 /* An m-port selector identifying the VNIC to which traffic should be
30543  * delivered. This must currently be set to MAE_MPORT_SELECTOR_ASSIGNED (i.e.
30544  * the m-port assigned to the calling client).
30545  */
30546 #define MC_CMD_MAE_MPORT_ALLOC_ALIAS_IN_DELIVER_MPORT_OFST 20
30547 #define MC_CMD_MAE_MPORT_ALLOC_ALIAS_IN_DELIVER_MPORT_LEN 4
30548
30549 /* MC_CMD_MAE_MPORT_ALLOC_VNIC_IN msgrequest */
30550 #define MC_CMD_MAE_MPORT_ALLOC_VNIC_IN_LEN 20
30551 /* The type of m-port to allocate. Firmware may return ENOTSUP for certain
30552  * types.
30553  */
30554 #define MC_CMD_MAE_MPORT_ALLOC_VNIC_IN_TYPE_OFST 0
30555 #define MC_CMD_MAE_MPORT_ALLOC_VNIC_IN_TYPE_LEN 4
30556 /* enum: Traffic can be sent to this type of m-port using an override
30557  * descriptor. Traffic received on this type of m-port will go to the VNIC on a
30558  * nominated m-port, and will be delivered with metadata identifying the alias
30559  * m-port.
30560  */
30561 #define MC_CMD_MAE_MPORT_ALLOC_VNIC_IN_MPORT_TYPE_ALIAS 0x1
30562 /* enum: This type of m-port has a VNIC attached. Queues can be created on this
30563  * VNIC by specifying the created m-port as an m-port selector at queue
30564  * creation time.
30565  */
30566 #define MC_CMD_MAE_MPORT_ALLOC_VNIC_IN_MPORT_TYPE_VNIC 0x2
30567 /* 128-bit value for use by the driver. */
30568 #define MC_CMD_MAE_MPORT_ALLOC_VNIC_IN_UUID_OFST 4
30569 #define MC_CMD_MAE_MPORT_ALLOC_VNIC_IN_UUID_LEN 16
30570
30571 /* MC_CMD_MAE_MPORT_ALLOC_OUT msgresponse */
30572 #define MC_CMD_MAE_MPORT_ALLOC_OUT_LEN 4
30573 /* ID of newly-allocated m-port. */
30574 #define MC_CMD_MAE_MPORT_ALLOC_OUT_MPORT_ID_OFST 0
30575 #define MC_CMD_MAE_MPORT_ALLOC_OUT_MPORT_ID_LEN 4
30576
30577 /* MC_CMD_MAE_MPORT_ALLOC_ALIAS_OUT msgrequest */
30578 #define MC_CMD_MAE_MPORT_ALLOC_ALIAS_OUT_LEN 24
30579 /* ID of newly-allocated m-port. */
30580 #define MC_CMD_MAE_MPORT_ALLOC_ALIAS_OUT_MPORT_ID_OFST 0
30581 #define MC_CMD_MAE_MPORT_ALLOC_ALIAS_OUT_MPORT_ID_LEN 4
30582 /* A value that will appear in the packet metadata for any packets delivered
30583  * using an alias type m-port. This value is guaranteed unique on the VNIC
30584  * being delivered to, and is guaranteed not to exceed the range of values
30585  * representable in the relevant metadata field.
30586  */
30587 #define MC_CMD_MAE_MPORT_ALLOC_ALIAS_OUT_LABEL_OFST 20
30588 #define MC_CMD_MAE_MPORT_ALLOC_ALIAS_OUT_LABEL_LEN 4
30589
30590 /* MC_CMD_MAE_MPORT_ALLOC_VNIC_OUT msgrequest */
30591 #define MC_CMD_MAE_MPORT_ALLOC_VNIC_OUT_LEN 4
30592 /* ID of newly-allocated m-port. */
30593 #define MC_CMD_MAE_MPORT_ALLOC_VNIC_OUT_MPORT_ID_OFST 0
30594 #define MC_CMD_MAE_MPORT_ALLOC_VNIC_OUT_MPORT_ID_LEN 4
30595
30596
30597 /***********************************/
30598 /* MC_CMD_MAE_MPORT_FREE
30599  * Free a m-port which was previously allocated by the driver.
30600  */
30601 #define MC_CMD_MAE_MPORT_FREE 0x164
30602 #define MC_CMD_MAE_MPORT_FREE_MSGSET 0x164
30603 #undef  MC_CMD_0x164_PRIVILEGE_CTG
30604
30605 #define MC_CMD_0x164_PRIVILEGE_CTG SRIOV_CTG_MAE
30606
30607 /* MC_CMD_MAE_MPORT_FREE_IN msgrequest */
30608 #define MC_CMD_MAE_MPORT_FREE_IN_LEN 4
30609 /* MPORT_ID as returned by MC_CMD_MAE_MPORT_ALLOC. */
30610 #define MC_CMD_MAE_MPORT_FREE_IN_MPORT_ID_OFST 0
30611 #define MC_CMD_MAE_MPORT_FREE_IN_MPORT_ID_LEN 4
30612
30613 /* MC_CMD_MAE_MPORT_FREE_OUT msgresponse */
30614 #define MC_CMD_MAE_MPORT_FREE_OUT_LEN 0
30615
30616 /* MAE_MPORT_DESC structuredef */
30617 #define MAE_MPORT_DESC_LEN 52
30618 #define MAE_MPORT_DESC_MPORT_ID_OFST 0
30619 #define MAE_MPORT_DESC_MPORT_ID_LEN 4
30620 #define MAE_MPORT_DESC_MPORT_ID_LBN 0
30621 #define MAE_MPORT_DESC_MPORT_ID_WIDTH 32
30622 /* Reserved for future purposes, contains information independent of caller */
30623 #define MAE_MPORT_DESC_FLAGS_OFST 4
30624 #define MAE_MPORT_DESC_FLAGS_LEN 4
30625 #define MAE_MPORT_DESC_FLAGS_LBN 32
30626 #define MAE_MPORT_DESC_FLAGS_WIDTH 32
30627 #define MAE_MPORT_DESC_CALLER_FLAGS_OFST 8
30628 #define MAE_MPORT_DESC_CALLER_FLAGS_LEN 4
30629 #define MAE_MPORT_DESC_CAN_RECEIVE_ON_OFST 8
30630 #define MAE_MPORT_DESC_CAN_RECEIVE_ON_LBN 0
30631 #define MAE_MPORT_DESC_CAN_RECEIVE_ON_WIDTH 1
30632 #define MAE_MPORT_DESC_CAN_DELIVER_TO_OFST 8
30633 #define MAE_MPORT_DESC_CAN_DELIVER_TO_LBN 1
30634 #define MAE_MPORT_DESC_CAN_DELIVER_TO_WIDTH 1
30635 #define MAE_MPORT_DESC_CAN_DELETE_OFST 8
30636 #define MAE_MPORT_DESC_CAN_DELETE_LBN 2
30637 #define MAE_MPORT_DESC_CAN_DELETE_WIDTH 1
30638 #define MAE_MPORT_DESC_IS_ZOMBIE_OFST 8
30639 #define MAE_MPORT_DESC_IS_ZOMBIE_LBN 3
30640 #define MAE_MPORT_DESC_IS_ZOMBIE_WIDTH 1
30641 #define MAE_MPORT_DESC_CALLER_FLAGS_LBN 64
30642 #define MAE_MPORT_DESC_CALLER_FLAGS_WIDTH 32
30643 /* Not the ideal name; it's really the type of thing connected to the m-port */
30644 #define MAE_MPORT_DESC_MPORT_TYPE_OFST 12
30645 #define MAE_MPORT_DESC_MPORT_TYPE_LEN 4
30646 /* enum: Connected to a MAC... */
30647 #define MAE_MPORT_DESC_MPORT_TYPE_NET_PORT 0x0
30648 /* enum: Adds metadata and delivers to another m-port */
30649 #define MAE_MPORT_DESC_MPORT_TYPE_ALIAS 0x1
30650 /* enum: Connected to a VNIC. */
30651 #define MAE_MPORT_DESC_MPORT_TYPE_VNIC 0x2
30652 #define MAE_MPORT_DESC_MPORT_TYPE_LBN 96
30653 #define MAE_MPORT_DESC_MPORT_TYPE_WIDTH 32
30654 /* 128-bit value available to drivers for m-port identification. */
30655 #define MAE_MPORT_DESC_UUID_OFST 16
30656 #define MAE_MPORT_DESC_UUID_LEN 16
30657 #define MAE_MPORT_DESC_UUID_LBN 128
30658 #define MAE_MPORT_DESC_UUID_WIDTH 128
30659 /* Big wadge of space reserved for other common properties */
30660 #define MAE_MPORT_DESC_RESERVED_OFST 32
30661 #define MAE_MPORT_DESC_RESERVED_LEN 8
30662 #define MAE_MPORT_DESC_RESERVED_LO_OFST 32
30663 #define MAE_MPORT_DESC_RESERVED_LO_LEN 4
30664 #define MAE_MPORT_DESC_RESERVED_LO_LBN 256
30665 #define MAE_MPORT_DESC_RESERVED_LO_WIDTH 32
30666 #define MAE_MPORT_DESC_RESERVED_HI_OFST 36
30667 #define MAE_MPORT_DESC_RESERVED_HI_LEN 4
30668 #define MAE_MPORT_DESC_RESERVED_HI_LBN 288
30669 #define MAE_MPORT_DESC_RESERVED_HI_WIDTH 32
30670 #define MAE_MPORT_DESC_RESERVED_LBN 256
30671 #define MAE_MPORT_DESC_RESERVED_WIDTH 64
30672 /* Logical port index. Only valid when type NET Port. */
30673 #define MAE_MPORT_DESC_NET_PORT_IDX_OFST 40
30674 #define MAE_MPORT_DESC_NET_PORT_IDX_LEN 4
30675 #define MAE_MPORT_DESC_NET_PORT_IDX_LBN 320
30676 #define MAE_MPORT_DESC_NET_PORT_IDX_WIDTH 32
30677 /* The m-port delivered to */
30678 #define MAE_MPORT_DESC_ALIAS_DELIVER_MPORT_ID_OFST 40
30679 #define MAE_MPORT_DESC_ALIAS_DELIVER_MPORT_ID_LEN 4
30680 #define MAE_MPORT_DESC_ALIAS_DELIVER_MPORT_ID_LBN 320
30681 #define MAE_MPORT_DESC_ALIAS_DELIVER_MPORT_ID_WIDTH 32
30682 /* The type of thing that owns the VNIC */
30683 #define MAE_MPORT_DESC_VNIC_CLIENT_TYPE_OFST 40
30684 #define MAE_MPORT_DESC_VNIC_CLIENT_TYPE_LEN 4
30685 #define MAE_MPORT_DESC_VNIC_CLIENT_TYPE_FUNCTION 0x1 /* enum */
30686 #define MAE_MPORT_DESC_VNIC_CLIENT_TYPE_PLUGIN 0x2 /* enum */
30687 #define MAE_MPORT_DESC_VNIC_CLIENT_TYPE_LBN 320
30688 #define MAE_MPORT_DESC_VNIC_CLIENT_TYPE_WIDTH 32
30689 /* The PCIe interface on which the function lives. CJK: We need an enumeration
30690  * of interfaces that we extend as new interface (types) appear. This belongs
30691  * elsewhere and should be referenced from here
30692  */
30693 #define MAE_MPORT_DESC_VNIC_FUNCTION_INTERFACE_OFST 44
30694 #define MAE_MPORT_DESC_VNIC_FUNCTION_INTERFACE_LEN 4
30695 #define MAE_MPORT_DESC_VNIC_FUNCTION_INTERFACE_LBN 352
30696 #define MAE_MPORT_DESC_VNIC_FUNCTION_INTERFACE_WIDTH 32
30697 #define MAE_MPORT_DESC_VNIC_FUNCTION_PF_IDX_OFST 48
30698 #define MAE_MPORT_DESC_VNIC_FUNCTION_PF_IDX_LEN 2
30699 #define MAE_MPORT_DESC_VNIC_FUNCTION_PF_IDX_LBN 384
30700 #define MAE_MPORT_DESC_VNIC_FUNCTION_PF_IDX_WIDTH 16
30701 #define MAE_MPORT_DESC_VNIC_FUNCTION_VF_IDX_OFST 50
30702 #define MAE_MPORT_DESC_VNIC_FUNCTION_VF_IDX_LEN 2
30703 /* enum: Indicates that the function is a PF */
30704 #define MAE_MPORT_DESC_VF_IDX_NULL 0xffff
30705 #define MAE_MPORT_DESC_VNIC_FUNCTION_VF_IDX_LBN 400
30706 #define MAE_MPORT_DESC_VNIC_FUNCTION_VF_IDX_WIDTH 16
30707 /* Reserved. Should be ignored for now. */
30708 #define MAE_MPORT_DESC_VNIC_PLUGIN_TBD_OFST 44
30709 #define MAE_MPORT_DESC_VNIC_PLUGIN_TBD_LEN 4
30710 #define MAE_MPORT_DESC_VNIC_PLUGIN_TBD_LBN 352
30711 #define MAE_MPORT_DESC_VNIC_PLUGIN_TBD_WIDTH 32
30712
30713
30714 /***********************************/
30715 /* MC_CMD_MAE_MPORT_ENUMERATE
30716  * Deprecated in favour of MAE_MPORT_READ_JOURNAL. Support for this command
30717  * will be removed at some future point.
30718  */
30719 #define MC_CMD_MAE_MPORT_ENUMERATE 0x17c
30720 #define MC_CMD_MAE_MPORT_ENUMERATE_MSGSET 0x17c
30721 #undef  MC_CMD_0x17c_PRIVILEGE_CTG
30722
30723 #define MC_CMD_0x17c_PRIVILEGE_CTG SRIOV_CTG_GENERAL
30724
30725 /* MC_CMD_MAE_MPORT_ENUMERATE_IN msgrequest */
30726 #define MC_CMD_MAE_MPORT_ENUMERATE_IN_LEN 0
30727
30728 /* MC_CMD_MAE_MPORT_ENUMERATE_OUT msgresponse */
30729 #define MC_CMD_MAE_MPORT_ENUMERATE_OUT_LENMIN 8
30730 #define MC_CMD_MAE_MPORT_ENUMERATE_OUT_LENMAX 252
30731 #define MC_CMD_MAE_MPORT_ENUMERATE_OUT_LENMAX_MCDI2 1020
30732 #define MC_CMD_MAE_MPORT_ENUMERATE_OUT_LEN(num) (8+1*(num))
30733 #define MC_CMD_MAE_MPORT_ENUMERATE_OUT_MPORT_DESC_DATA_NUM(len) (((len)-8)/1)
30734 #define MC_CMD_MAE_MPORT_ENUMERATE_OUT_MPORT_DESC_COUNT_OFST 0
30735 #define MC_CMD_MAE_MPORT_ENUMERATE_OUT_MPORT_DESC_COUNT_LEN 4
30736 #define MC_CMD_MAE_MPORT_ENUMERATE_OUT_SIZEOF_MPORT_DESC_OFST 4
30737 #define MC_CMD_MAE_MPORT_ENUMERATE_OUT_SIZEOF_MPORT_DESC_LEN 4
30738 /* Any array of MAE_MPORT_DESC structures. The MAE_MPORT_DESC structure may
30739  * grow in future version of this command. Drivers should use a stride of
30740  * SIZEOF_MPORT_DESC. Fields beyond SIZEOF_MPORT_DESC are not present.
30741  */
30742 #define MC_CMD_MAE_MPORT_ENUMERATE_OUT_MPORT_DESC_DATA_OFST 8
30743 #define MC_CMD_MAE_MPORT_ENUMERATE_OUT_MPORT_DESC_DATA_LEN 1
30744 #define MC_CMD_MAE_MPORT_ENUMERATE_OUT_MPORT_DESC_DATA_MINNUM 0
30745 #define MC_CMD_MAE_MPORT_ENUMERATE_OUT_MPORT_DESC_DATA_MAXNUM 244
30746 #define MC_CMD_MAE_MPORT_ENUMERATE_OUT_MPORT_DESC_DATA_MAXNUM_MCDI2 1012
30747
30748
30749 /***********************************/
30750 /* MC_CMD_MAE_MPORT_READ_JOURNAL
30751  * Firmware maintains a per-client journal of mport creations and deletions.
30752  * This journal is clear-on-read, i.e. repeated calls of this command will
30753  * drain the buffer. Whenever the caller resets its function via FLR or
30754  * MC_CMD_ENTITY_RESET, the journal is regenerated from a blank start.
30755  */
30756 #define MC_CMD_MAE_MPORT_READ_JOURNAL 0x147
30757 #define MC_CMD_MAE_MPORT_READ_JOURNAL_MSGSET 0x147
30758 #undef  MC_CMD_0x147_PRIVILEGE_CTG
30759
30760 #define MC_CMD_0x147_PRIVILEGE_CTG SRIOV_CTG_MAE
30761
30762 /* MC_CMD_MAE_MPORT_READ_JOURNAL_IN msgrequest */
30763 #define MC_CMD_MAE_MPORT_READ_JOURNAL_IN_LEN 4
30764 /* Any unused flags are reserved and must be set to zero. */
30765 #define MC_CMD_MAE_MPORT_READ_JOURNAL_IN_FLAGS_OFST 0
30766 #define MC_CMD_MAE_MPORT_READ_JOURNAL_IN_FLAGS_LEN 4
30767
30768 /* MC_CMD_MAE_MPORT_READ_JOURNAL_OUT msgresponse */
30769 #define MC_CMD_MAE_MPORT_READ_JOURNAL_OUT_LENMIN 12
30770 #define MC_CMD_MAE_MPORT_READ_JOURNAL_OUT_LENMAX 252
30771 #define MC_CMD_MAE_MPORT_READ_JOURNAL_OUT_LENMAX_MCDI2 1020
30772 #define MC_CMD_MAE_MPORT_READ_JOURNAL_OUT_LEN(num) (12+1*(num))
30773 #define MC_CMD_MAE_MPORT_READ_JOURNAL_OUT_MPORT_DESC_DATA_NUM(len) (((len)-12)/1)
30774 /* Any unused flags are reserved and must be ignored. */
30775 #define MC_CMD_MAE_MPORT_READ_JOURNAL_OUT_FLAGS_OFST 0
30776 #define MC_CMD_MAE_MPORT_READ_JOURNAL_OUT_FLAGS_LEN 4
30777 #define MC_CMD_MAE_MPORT_READ_JOURNAL_OUT_MORE_OFST 0
30778 #define MC_CMD_MAE_MPORT_READ_JOURNAL_OUT_MORE_LBN 0
30779 #define MC_CMD_MAE_MPORT_READ_JOURNAL_OUT_MORE_WIDTH 1
30780 #define MC_CMD_MAE_MPORT_READ_JOURNAL_OUT_MPORT_DESC_COUNT_OFST 4
30781 #define MC_CMD_MAE_MPORT_READ_JOURNAL_OUT_MPORT_DESC_COUNT_LEN 4
30782 #define MC_CMD_MAE_MPORT_READ_JOURNAL_OUT_SIZEOF_MPORT_DESC_OFST 8
30783 #define MC_CMD_MAE_MPORT_READ_JOURNAL_OUT_SIZEOF_MPORT_DESC_LEN 4
30784 /* Any array of MAE_MPORT_DESC structures. The MAE_MPORT_DESC structure may
30785  * grow in future version of this command. Drivers should use a stride of
30786  * SIZEOF_MPORT_DESC. Fields beyond SIZEOF_MPORT_DESC are not present.
30787  */
30788 #define MC_CMD_MAE_MPORT_READ_JOURNAL_OUT_MPORT_DESC_DATA_OFST 12
30789 #define MC_CMD_MAE_MPORT_READ_JOURNAL_OUT_MPORT_DESC_DATA_LEN 1
30790 #define MC_CMD_MAE_MPORT_READ_JOURNAL_OUT_MPORT_DESC_DATA_MINNUM 0
30791 #define MC_CMD_MAE_MPORT_READ_JOURNAL_OUT_MPORT_DESC_DATA_MAXNUM 240
30792 #define MC_CMD_MAE_MPORT_READ_JOURNAL_OUT_MPORT_DESC_DATA_MAXNUM_MCDI2 1008
30793
30794 #endif /* _SIENA_MC_DRIVER_PCOL_H */