net/cxgbe: implement flow query operation
[dpdk.git] / drivers / net / cxgbe / base / common.h
1 /* SPDX-License-Identifier: BSD-3-Clause
2  * Copyright(c) 2014-2018 Chelsio Communications.
3  * All rights reserved.
4  */
5
6 #ifndef __CHELSIO_COMMON_H
7 #define __CHELSIO_COMMON_H
8
9 #include "cxgbe_compat.h"
10 #include "t4_hw.h"
11 #include "t4vf_hw.h"
12 #include "t4_chip_type.h"
13 #include "t4fw_interface.h"
14
15 #ifdef __cplusplus
16 extern "C" {
17 #endif
18
19 #define CXGBE_PAGE_SIZE RTE_PGSIZE_4K
20
21 #define T4_MEMORY_WRITE 0
22 #define T4_MEMORY_READ  1
23
24 enum {
25         MAX_NPORTS     = 4,     /* max # of ports */
26 };
27
28 enum {
29         T5_REGMAP_SIZE = (332 * 1024),
30 };
31
32 enum {
33         MEMWIN0_APERTURE = 2048,
34         MEMWIN0_BASE     = 0x1b800,
35 };
36
37 enum dev_master { MASTER_CANT, MASTER_MAY, MASTER_MUST };
38
39 enum dev_state { DEV_STATE_UNINIT, DEV_STATE_INIT, DEV_STATE_ERR };
40
41 enum cc_pause {
42         PAUSE_RX      = 1 << 0,
43         PAUSE_TX      = 1 << 1,
44         PAUSE_AUTONEG = 1 << 2
45 };
46
47 enum cc_fec {
48         FEC_AUTO     = 1 << 0,    /* IEEE 802.3 "automatic" */
49         FEC_RS       = 1 << 1,    /* Reed-Solomon */
50         FEC_BASER_RS = 1 << 2,    /* BaseR/Reed-Solomon */
51 };
52
53 enum { MEM_EDC0, MEM_EDC1, MEM_MC, MEM_MC0 = MEM_MC, MEM_MC1 };
54
55 struct port_stats {
56         u64 tx_octets;            /* total # of octets in good frames */
57         u64 tx_frames;            /* all good frames */
58         u64 tx_bcast_frames;      /* all broadcast frames */
59         u64 tx_mcast_frames;      /* all multicast frames */
60         u64 tx_ucast_frames;      /* all unicast frames */
61         u64 tx_error_frames;      /* all error frames */
62
63         u64 tx_frames_64;         /* # of Tx frames in a particular range */
64         u64 tx_frames_65_127;
65         u64 tx_frames_128_255;
66         u64 tx_frames_256_511;
67         u64 tx_frames_512_1023;
68         u64 tx_frames_1024_1518;
69         u64 tx_frames_1519_max;
70
71         u64 tx_drop;              /* # of dropped Tx frames */
72         u64 tx_pause;             /* # of transmitted pause frames */
73         u64 tx_ppp0;              /* # of transmitted PPP prio 0 frames */
74         u64 tx_ppp1;              /* # of transmitted PPP prio 1 frames */
75         u64 tx_ppp2;              /* # of transmitted PPP prio 2 frames */
76         u64 tx_ppp3;              /* # of transmitted PPP prio 3 frames */
77         u64 tx_ppp4;              /* # of transmitted PPP prio 4 frames */
78         u64 tx_ppp5;              /* # of transmitted PPP prio 5 frames */
79         u64 tx_ppp6;              /* # of transmitted PPP prio 6 frames */
80         u64 tx_ppp7;              /* # of transmitted PPP prio 7 frames */
81
82         u64 rx_octets;            /* total # of octets in good frames */
83         u64 rx_frames;            /* all good frames */
84         u64 rx_bcast_frames;      /* all broadcast frames */
85         u64 rx_mcast_frames;      /* all multicast frames */
86         u64 rx_ucast_frames;      /* all unicast frames */
87         u64 rx_too_long;          /* # of frames exceeding MTU */
88         u64 rx_jabber;            /* # of jabber frames */
89         u64 rx_fcs_err;           /* # of received frames with bad FCS */
90         u64 rx_len_err;           /* # of received frames with length error */
91         u64 rx_symbol_err;        /* symbol errors */
92         u64 rx_runt;              /* # of short frames */
93
94         u64 rx_frames_64;         /* # of Rx frames in a particular range */
95         u64 rx_frames_65_127;
96         u64 rx_frames_128_255;
97         u64 rx_frames_256_511;
98         u64 rx_frames_512_1023;
99         u64 rx_frames_1024_1518;
100         u64 rx_frames_1519_max;
101
102         u64 rx_pause;             /* # of received pause frames */
103         u64 rx_ppp0;              /* # of received PPP prio 0 frames */
104         u64 rx_ppp1;              /* # of received PPP prio 1 frames */
105         u64 rx_ppp2;              /* # of received PPP prio 2 frames */
106         u64 rx_ppp3;              /* # of received PPP prio 3 frames */
107         u64 rx_ppp4;              /* # of received PPP prio 4 frames */
108         u64 rx_ppp5;              /* # of received PPP prio 5 frames */
109         u64 rx_ppp6;              /* # of received PPP prio 6 frames */
110         u64 rx_ppp7;              /* # of received PPP prio 7 frames */
111
112         u64 rx_ovflow0;           /* drops due to buffer-group 0 overflows */
113         u64 rx_ovflow1;           /* drops due to buffer-group 1 overflows */
114         u64 rx_ovflow2;           /* drops due to buffer-group 2 overflows */
115         u64 rx_ovflow3;           /* drops due to buffer-group 3 overflows */
116         u64 rx_trunc0;            /* buffer-group 0 truncated packets */
117         u64 rx_trunc1;            /* buffer-group 1 truncated packets */
118         u64 rx_trunc2;            /* buffer-group 2 truncated packets */
119         u64 rx_trunc3;            /* buffer-group 3 truncated packets */
120 };
121
122 struct sge_params {
123         u32 hps;                        /* host page size for our PF/VF */
124         u32 eq_qpp;                     /* egress queues/page for our PF/VF */
125         u32 iq_qpp;                     /* egress queues/page for our PF/VF */
126 };
127
128 struct tp_params {
129         unsigned int ntxchan;        /* # of Tx channels */
130         unsigned int tre;            /* log2 of core clocks per TP tick */
131         unsigned int dack_re;        /* DACK timer resolution */
132         unsigned int la_mask;        /* what events are recorded by TP LA */
133         unsigned short tx_modq[NCHAN];  /* channel to modulation queue map */
134
135         u32 vlan_pri_map;               /* cached TP_VLAN_PRI_MAP */
136         u32 ingress_config;             /* cached TP_INGRESS_CONFIG */
137
138         /* cached TP_OUT_CONFIG compressed error vector
139          * and passing outer header info for encapsulated packets.
140          */
141         int rx_pkt_encap;
142
143         /*
144          * TP_VLAN_PRI_MAP Compressed Filter Tuple field offsets.  This is a
145          * subset of the set of fields which may be present in the Compressed
146          * Filter Tuple portion of filters and TCP TCB connections.  The
147          * fields which are present are controlled by the TP_VLAN_PRI_MAP.
148          * Since a variable number of fields may or may not be present, their
149          * shifted field positions within the Compressed Filter Tuple may
150          * vary, or not even be present if the field isn't selected in
151          * TP_VLAN_PRI_MAP.  Since some of these fields are needed in various
152          * places we store their offsets here, or a -1 if the field isn't
153          * present.
154          */
155         int vlan_shift;
156         int vnic_shift;
157         int port_shift;
158         int protocol_shift;
159 };
160
161 struct vpd_params {
162         unsigned int cclk;
163 };
164
165 struct pci_params {
166         uint16_t        vendor_id;
167         uint16_t        device_id;
168         uint32_t        vpd_cap_addr;
169         uint16_t        speed;
170         uint8_t         width;
171 };
172
173 /*
174  * Firmware device log.
175  */
176 struct devlog_params {
177         u32 memtype;                    /* which memory (EDC0, EDC1, MC) */
178         u32 start;                      /* start of log in firmware memory */
179         u32 size;                       /* size of log */
180 };
181
182 struct arch_specific_params {
183         u8 nchan;
184         u16 mps_rplc_size;
185         u16 vfcount;
186         u32 sge_fl_db;
187         u16 mps_tcam_size;
188 };
189
190 /*
191  * Global Receive Side Scaling (RSS) parameters in host-native format.
192  */
193 struct rss_params {
194         unsigned int mode;                      /* RSS mode */
195         union {
196                 struct {
197                         uint synmapen:1;        /* SYN Map Enable */
198                         uint syn4tupenipv6:1;   /* en 4-tuple IPv6 SYNs hash */
199                         uint syn2tupenipv6:1;   /* en 2-tuple IPv6 SYNs hash */
200                         uint syn4tupenipv4:1;   /* en 4-tuple IPv4 SYNs hash */
201                         uint syn2tupenipv4:1;   /* en 2-tuple IPv4 SYNs hash */
202                         uint ofdmapen:1;        /* Offload Map Enable */
203                         uint tnlmapen:1;        /* Tunnel Map Enable */
204                         uint tnlalllookup:1;    /* Tunnel All Lookup */
205                         uint hashtoeplitz:1;    /* use Toeplitz hash */
206                 } basicvirtual;
207         } u;
208 };
209
210 /*
211  * Maximum resources provisioned for a PCI VF.
212  */
213 struct vf_resources {
214         unsigned int nvi;               /* N virtual interfaces */
215         unsigned int neq;               /* N egress Qs */
216         unsigned int nethctrl;          /* N egress ETH or CTRL Qs */
217         unsigned int niqflint;          /* N ingress Qs/w free list(s) & intr */
218         unsigned int niq;               /* N ingress Qs */
219         unsigned int tc;                /* PCI-E traffic class */
220         unsigned int pmask;             /* port access rights mask */
221         unsigned int nexactf;           /* N exact MPS filters */
222         unsigned int r_caps;            /* read capabilities */
223         unsigned int wx_caps;           /* write/execute capabilities */
224 };
225
226 struct adapter_params {
227         struct sge_params sge;
228         struct tp_params  tp;
229         struct vpd_params vpd;
230         struct pci_params pci;
231         struct devlog_params devlog;
232         struct rss_params rss;
233         struct vf_resources vfres;
234         enum pcie_memwin drv_memwin;
235
236         unsigned int sf_size;             /* serial flash size in bytes */
237         unsigned int sf_nsec;             /* # of flash sectors */
238
239         unsigned int fw_vers;
240         unsigned int bs_vers;
241         unsigned int tp_vers;
242         unsigned int er_vers;
243
244         unsigned short mtus[NMTUS];
245         unsigned short a_wnd[NCCTRL_WIN];
246         unsigned short b_wnd[NCCTRL_WIN];
247
248         unsigned int mc_size;             /* MC memory size */
249         unsigned int cim_la_size;
250
251         unsigned char nports;             /* # of ethernet ports */
252         unsigned char portvec;
253
254         enum chip_type chip;              /* chip code */
255         struct arch_specific_params arch; /* chip specific params */
256
257         bool ulptx_memwrite_dsgl;          /* use of T5 DSGL allowed */
258         u8 fw_caps_support;               /* 32-bit Port Capabilities */
259 };
260
261 /* Firmware Port Capabilities types.
262  */
263 typedef u16 fw_port_cap16_t;    /* 16-bit Port Capabilities integral value */
264 typedef u32 fw_port_cap32_t;    /* 32-bit Port Capabilities integral value */
265
266 enum fw_caps {
267         FW_CAPS_UNKNOWN = 0,    /* 0'ed out initial state */
268         FW_CAPS16       = 1,    /* old Firmware: 16-bit Port Capabilities */
269         FW_CAPS32       = 2,    /* new Firmware: 32-bit Port Capabilities */
270 };
271
272 struct link_config {
273         fw_port_cap32_t pcaps;          /* link capabilities */
274         fw_port_cap32_t acaps;          /* advertised capabilities */
275
276         u32 requested_speed;            /* speed (Mb/s) user has requested */
277         u32 speed;                      /* actual link speed (Mb/s) */
278
279         enum cc_pause requested_fc;     /* flow control user has requested */
280         enum cc_pause fc;               /* actual link flow control */
281
282         enum cc_fec auto_fec;           /* Forward Error Correction
283                                          * "automatic" (IEEE 802.3)
284                                          */
285         enum cc_fec requested_fec;      /* Forward Error Correction requested */
286         enum cc_fec fec;                /* Forward Error Correction actual */
287
288         unsigned char autoneg;          /* autonegotiating? */
289
290         unsigned char link_ok;          /* link up? */
291         unsigned char link_down_rc;     /* link down reason */
292 };
293
294 #include "adapter.h"
295
296 void t4_set_reg_field(struct adapter *adap, unsigned int addr, u32 mask,
297                       u32 val);
298 int t4_wait_op_done_val(struct adapter *adapter, int reg, u32 mask,
299                         int polarity,
300                         int attempts, int delay, u32 *valp);
301
302 static inline int t4_wait_op_done(struct adapter *adapter, int reg, u32 mask,
303                                   int polarity, int attempts, int delay)
304 {
305         return t4_wait_op_done_val(adapter, reg, mask, polarity, attempts,
306                                    delay, NULL);
307 }
308
309 static inline int is_pf4(struct adapter *adap)
310 {
311         return adap->pf == 4;
312 }
313
314 #define for_each_port(adapter, iter) \
315         for (iter = 0; iter < (adapter)->params.nports; ++iter)
316
317 void t4_read_mtu_tbl(struct adapter *adap, u16 *mtus, u8 *mtu_log);
318 void t4_tp_wr_bits_indirect(struct adapter *adap, unsigned int addr,
319                             unsigned int mask, unsigned int val);
320 void t4_intr_enable(struct adapter *adapter);
321 void t4_intr_disable(struct adapter *adapter);
322 int t4_link_l1cfg(struct adapter *adap, unsigned int mbox, unsigned int port,
323                   struct link_config *lc);
324 void t4_load_mtus(struct adapter *adap, const unsigned short *mtus,
325                   const unsigned short *alpha, const unsigned short *beta);
326 int t4_fw_hello(struct adapter *adap, unsigned int mbox, unsigned int evt_mbox,
327                 enum dev_master master, enum dev_state *state);
328 int t4_fw_bye(struct adapter *adap, unsigned int mbox);
329 int t4_fw_reset(struct adapter *adap, unsigned int mbox, int reset);
330 int t4vf_fw_reset(struct adapter *adap);
331 int t4_fw_halt(struct adapter *adap, unsigned int mbox, int reset);
332 int t4_fw_restart(struct adapter *adap, unsigned int mbox, int reset);
333 int t4_fl_pkt_align(struct adapter *adap);
334 int t4vf_fl_pkt_align(struct adapter *adap, u32 sge_control, u32 sge_control2);
335 int t4vf_get_vfres(struct adapter *adap);
336 int t4_fixup_host_params_compat(struct adapter *adap, unsigned int page_size,
337                                 unsigned int cache_line_size,
338                                 enum chip_type chip_compat);
339 int t4_fixup_host_params(struct adapter *adap, unsigned int page_size,
340                          unsigned int cache_line_size);
341 int t4_fw_initialize(struct adapter *adap, unsigned int mbox);
342 int t4_query_params(struct adapter *adap, unsigned int mbox, unsigned int pf,
343                     unsigned int vf, unsigned int nparams, const u32 *params,
344                     u32 *val);
345 int t4vf_query_params(struct adapter *adap, unsigned int nparams,
346                       const u32 *params, u32 *vals);
347 int t4vf_get_dev_params(struct adapter *adap);
348 int t4vf_get_vpd_params(struct adapter *adap);
349 int t4vf_get_rss_glb_config(struct adapter *adap);
350 int t4vf_set_params(struct adapter *adapter, unsigned int nparams,
351                     const u32 *params, const u32 *vals);
352 int t4_set_params_timeout(struct adapter *adap, unsigned int mbox,
353                           unsigned int pf, unsigned int vf,
354                           unsigned int nparams, const u32 *params,
355                           const u32 *val, int timeout);
356 int t4_set_params(struct adapter *adap, unsigned int mbox, unsigned int pf,
357                   unsigned int vf, unsigned int nparams, const u32 *params,
358                   const u32 *val);
359 int t4_alloc_vi_func(struct adapter *adap, unsigned int mbox,
360                      unsigned int port, unsigned int pf, unsigned int vf,
361                      unsigned int nmac, u8 *mac, unsigned int *rss_size,
362                      unsigned int portfunc, unsigned int idstype);
363 int t4_alloc_vi(struct adapter *adap, unsigned int mbox, unsigned int port,
364                 unsigned int pf, unsigned int vf, unsigned int nmac, u8 *mac,
365                 unsigned int *rss_size);
366 int t4_free_vi(struct adapter *adap, unsigned int mbox,
367                unsigned int pf, unsigned int vf,
368                unsigned int viid);
369 int t4_set_rxmode(struct adapter *adap, unsigned int mbox, unsigned int viid,
370                   int mtu, int promisc, int all_multi, int bcast, int vlanex,
371                   bool sleep_ok);
372 int t4_change_mac(struct adapter *adap, unsigned int mbox, unsigned int viid,
373                   int idx, const u8 *addr, bool persist, bool add_smt);
374 int t4_enable_vi_params(struct adapter *adap, unsigned int mbox,
375                         unsigned int viid, bool rx_en, bool tx_en, bool dcb_en);
376 int t4_enable_vi(struct adapter *adap, unsigned int mbox, unsigned int viid,
377                  bool rx_en, bool tx_en);
378 int t4_iq_start_stop(struct adapter *adap, unsigned int mbox, bool start,
379                      unsigned int pf, unsigned int vf, unsigned int iqid,
380                      unsigned int fl0id, unsigned int fl1id);
381 int t4_iq_free(struct adapter *adap, unsigned int mbox, unsigned int pf,
382                unsigned int vf, unsigned int iqtype, unsigned int iqid,
383                unsigned int fl0id, unsigned int fl1id);
384 int t4_eth_eq_free(struct adapter *adap, unsigned int mbox, unsigned int pf,
385                    unsigned int vf, unsigned int eqid);
386 int t4_ctrl_eq_free(struct adapter *adap, unsigned int mbox, unsigned int pf,
387                     unsigned int vf, unsigned int eqid);
388
389 static inline unsigned int core_ticks_per_usec(const struct adapter *adap)
390 {
391         return adap->params.vpd.cclk / 1000;
392 }
393
394 static inline unsigned int us_to_core_ticks(const struct adapter *adap,
395                                             unsigned int us)
396 {
397         return (us * adap->params.vpd.cclk) / 1000;
398 }
399
400 static inline unsigned int core_ticks_to_us(const struct adapter *adapter,
401                                             unsigned int ticks)
402 {
403         /* add Core Clock / 2 to round ticks to nearest uS */
404         return ((ticks * 1000 + adapter->params.vpd.cclk / 2) /
405                 adapter->params.vpd.cclk);
406 }
407
408 int t4_wr_mbox_meat_timeout(struct adapter *adap, int mbox, const void *cmd,
409                             int size, void *rpl, bool sleep_ok, int timeout);
410 int t4_wr_mbox_meat(struct adapter *adap, int mbox,
411                     const void __attribute__((__may_alias__)) *cmd, int size,
412                     void *rpl, bool sleep_ok);
413
414 static inline int t4_wr_mbox_timeout(struct adapter *adap, int mbox,
415                                      const void *cmd, int size, void *rpl,
416                                      int timeout)
417 {
418         return t4_wr_mbox_meat_timeout(adap, mbox, cmd, size, rpl, true,
419                                        timeout);
420 }
421
422 int t4_get_core_clock(struct adapter *adapter, struct vpd_params *p);
423
424 static inline int t4_wr_mbox(struct adapter *adap, int mbox, const void *cmd,
425                              int size, void *rpl)
426 {
427         return t4_wr_mbox_meat(adap, mbox, cmd, size, rpl, true);
428 }
429
430 static inline int t4_wr_mbox_ns(struct adapter *adap, int mbox, const void *cmd,
431                                 int size, void *rpl)
432 {
433         return t4_wr_mbox_meat(adap, mbox, cmd, size, rpl, false);
434 }
435
436 int t4vf_wr_mbox_core(struct adapter *, const void *, int, void *, bool);
437
438 static inline int t4vf_wr_mbox(struct adapter *adapter, const void *cmd,
439                                int size, void *rpl)
440 {
441         return t4vf_wr_mbox_core(adapter, cmd, size, rpl, true);
442 }
443
444 static inline int t4vf_wr_mbox_ns(struct adapter *adapter, const void *cmd,
445                                   int size, void *rpl)
446 {
447         return t4vf_wr_mbox_core(adapter, cmd, size, rpl, false);
448 }
449
450
451 void t4_read_indirect(struct adapter *adap, unsigned int addr_reg,
452                       unsigned int data_reg, u32 *vals, unsigned int nregs,
453                       unsigned int start_idx);
454 void t4_write_indirect(struct adapter *adap, unsigned int addr_reg,
455                        unsigned int data_reg, const u32 *vals,
456                        unsigned int nregs, unsigned int start_idx);
457
458 int t4_get_vpd_params(struct adapter *adapter, struct vpd_params *p);
459 int t4_read_flash(struct adapter *adapter, unsigned int addr,
460                   unsigned int nwords, u32 *data, int byte_oriented);
461 int t4_flash_cfg_addr(struct adapter *adapter);
462 unsigned int t4_get_mps_bg_map(struct adapter *adapter, unsigned int pidx);
463 unsigned int t4_get_tp_ch_map(struct adapter *adapter, unsigned int pidx);
464 const char *t4_get_port_type_description(enum fw_port_type port_type);
465 void t4_get_port_stats(struct adapter *adap, int idx, struct port_stats *p);
466 void t4vf_get_port_stats(struct adapter *adapter, int pidx,
467                          struct port_stats *p);
468 void t4_get_port_stats_offset(struct adapter *adap, int idx,
469                               struct port_stats *stats,
470                               struct port_stats *offset);
471 void t4_clr_port_stats(struct adapter *adap, int idx);
472 void init_link_config(struct link_config *lc, fw_port_cap32_t pcaps,
473                       fw_port_cap32_t acaps);
474 void t4_reset_link_config(struct adapter *adap, int idx);
475 int t4_get_version_info(struct adapter *adapter);
476 void t4_dump_version_info(struct adapter *adapter);
477 int t4_get_flash_params(struct adapter *adapter);
478 int t4_get_chip_type(struct adapter *adap, int ver);
479 int t4_prep_adapter(struct adapter *adapter);
480 int t4vf_prep_adapter(struct adapter *adapter);
481 int t4_port_init(struct adapter *adap, int mbox, int pf, int vf);
482 int t4vf_port_init(struct adapter *adap);
483 int t4_init_rss_mode(struct adapter *adap, int mbox);
484 int t4_config_rss_range(struct adapter *adapter, int mbox, unsigned int viid,
485                         int start, int n, const u16 *rspq, unsigned int nrspq);
486 int t4_config_vi_rss(struct adapter *adapter, int mbox, unsigned int viid,
487                      unsigned int flags, unsigned int defq);
488 int t4_read_config_vi_rss(struct adapter *adapter, int mbox, unsigned int viid,
489                           u64 *flags, unsigned int *defq);
490 void t4_fw_tp_pio_rw(struct adapter *adap, u32 *vals, unsigned int nregs,
491                      unsigned int start_index, unsigned int rw);
492 void t4_write_rss_key(struct adapter *adap, u32 *key, int idx);
493 void t4_read_rss_key(struct adapter *adap, u32 *key);
494
495 enum t4_bar2_qtype { T4_BAR2_QTYPE_EGRESS, T4_BAR2_QTYPE_INGRESS };
496 int t4_bar2_sge_qregs(struct adapter *adapter, unsigned int qid,
497                       unsigned int qtype, u64 *pbar2_qoffset,
498                       unsigned int *pbar2_qid);
499
500 int t4_init_sge_params(struct adapter *adapter);
501 int t4_init_tp_params(struct adapter *adap);
502 int t4_filter_field_shift(const struct adapter *adap, unsigned int filter_sel);
503 int t4_handle_fw_rpl(struct adapter *adap, const __be64 *rpl);
504 unsigned int t4_get_regs_len(struct adapter *adap);
505 unsigned int t4vf_get_pf_from_vf(struct adapter *adap);
506 void t4_get_regs(struct adapter *adap, void *buf, size_t buf_size);
507 int t4_seeprom_read(struct adapter *adapter, u32 addr, u32 *data);
508 int t4_seeprom_write(struct adapter *adapter, u32 addr, u32 data);
509 int t4_seeprom_wp(struct adapter *adapter, int enable);
510 int t4_memory_rw_addr(struct adapter *adap, int win,
511                       u32 addr, u32 len, void *hbuf, int dir);
512 int t4_memory_rw_mtype(struct adapter *adap, int win, int mtype, u32 maddr,
513                        u32 len, void *hbuf, int dir);
514 static inline int t4_memory_rw(struct adapter *adap, int win,
515                                int mtype, u32 maddr, u32 len,
516                                void *hbuf, int dir)
517 {
518         return t4_memory_rw_mtype(adap, win, mtype, maddr, len, hbuf, dir);
519 }
520 fw_port_cap32_t fwcaps16_to_caps32(fw_port_cap16_t caps16);
521 #endif /* __CHELSIO_COMMON_H */