net/cxgbe: add Compressed Local IP region
[dpdk.git] / drivers / net / cxgbe / base / t4fw_interface.h
1 /* SPDX-License-Identifier: BSD-3-Clause
2  * Copyright(c) 2014-2018 Chelsio Communications.
3  * All rights reserved.
4  */
5
6 #ifndef _T4FW_INTERFACE_H_
7 #define _T4FW_INTERFACE_H_
8
9 /******************************************************************************
10  *   R E T U R N   V A L U E S
11  ********************************/
12
13 enum fw_retval {
14         FW_SUCCESS              = 0,    /* completed successfully */
15         FW_EPERM                = 1,    /* operation not permitted */
16         FW_ENOENT               = 2,    /* no such file or directory */
17         FW_EIO                  = 5,    /* input/output error; hw bad */
18         FW_ENOEXEC              = 8,    /* exec format error; inv microcode */
19         FW_EAGAIN               = 11,   /* try again */
20         FW_ENOMEM               = 12,   /* out of memory */
21         FW_EFAULT               = 14,   /* bad address; fw bad */
22         FW_EBUSY                = 16,   /* resource busy */
23         FW_EEXIST               = 17,   /* file exists */
24         FW_ENODEV               = 19,   /* no such device */
25         FW_EINVAL               = 22,   /* invalid argument */
26         FW_ENOSPC               = 28,   /* no space left on device */
27         FW_ENOSYS               = 38,   /* functionality not implemented */
28         FW_ENODATA              = 61,   /* no data available */
29         FW_EPROTO               = 71,   /* protocol error */
30         FW_EADDRINUSE           = 98,   /* address already in use */
31         FW_EADDRNOTAVAIL        = 99,   /* cannot assigned requested address */
32         FW_ENETDOWN             = 100,  /* network is down */
33         FW_ENETUNREACH          = 101,  /* network is unreachable */
34         FW_ENOBUFS              = 105,  /* no buffer space available */
35         FW_ETIMEDOUT            = 110,  /* timeout */
36         FW_EINPROGRESS          = 115,  /* fw internal */
37 };
38
39 /******************************************************************************
40  *   M E M O R Y   T Y P E s
41  ******************************/
42
43 enum fw_memtype {
44         FW_MEMTYPE_EDC0         = 0x0,
45         FW_MEMTYPE_EDC1         = 0x1,
46         FW_MEMTYPE_EXTMEM       = 0x2,
47         FW_MEMTYPE_FLASH        = 0x4,
48         FW_MEMTYPE_INTERNAL     = 0x5,
49         FW_MEMTYPE_EXTMEM1      = 0x6,
50 };
51
52 /******************************************************************************
53  *   W O R K   R E Q U E S T s
54  ********************************/
55
56 enum fw_wr_opcodes {
57         FW_FILTER_WR            = 0x02,
58         FW_ETH_TX_PKT_WR        = 0x08,
59         FW_ETH_TX_PKTS_WR       = 0x09,
60         FW_ETH_TX_PKT_VM_WR     = 0x11,
61         FW_ETH_TX_PKTS_VM_WR    = 0x12,
62         FW_ETH_TX_PKTS2_WR      = 0x78,
63 };
64
65 /*
66  * Generic work request header flit0
67  */
68 struct fw_wr_hdr {
69         __be32 hi;
70         __be32 lo;
71 };
72
73 /* work request opcode (hi)
74  */
75 #define S_FW_WR_OP              24
76 #define M_FW_WR_OP              0xff
77 #define V_FW_WR_OP(x)           ((x) << S_FW_WR_OP)
78 #define G_FW_WR_OP(x)           (((x) >> S_FW_WR_OP) & M_FW_WR_OP)
79
80 /* work request immediate data length (hi)
81  */
82 #define S_FW_WR_IMMDLEN 0
83 #define M_FW_WR_IMMDLEN 0xff
84 #define V_FW_WR_IMMDLEN(x)      ((x) << S_FW_WR_IMMDLEN)
85 #define G_FW_WR_IMMDLEN(x)      \
86         (((x) >> S_FW_WR_IMMDLEN) & M_FW_WR_IMMDLEN)
87
88 /* egress queue status update to egress queue status entry (lo)
89  */
90 #define S_FW_WR_EQUEQ           30
91 #define M_FW_WR_EQUEQ           0x1
92 #define V_FW_WR_EQUEQ(x)        ((x) << S_FW_WR_EQUEQ)
93 #define G_FW_WR_EQUEQ(x)        (((x) >> S_FW_WR_EQUEQ) & M_FW_WR_EQUEQ)
94 #define F_FW_WR_EQUEQ           V_FW_WR_EQUEQ(1U)
95
96 /* length in units of 16-bytes (lo)
97  */
98 #define S_FW_WR_LEN16           0
99 #define M_FW_WR_LEN16           0xff
100 #define V_FW_WR_LEN16(x)        ((x) << S_FW_WR_LEN16)
101 #define G_FW_WR_LEN16(x)        (((x) >> S_FW_WR_LEN16) & M_FW_WR_LEN16)
102
103 struct fw_eth_tx_pkt_wr {
104         __be32 op_immdlen;
105         __be32 equiq_to_len16;
106         __be64 r3;
107 };
108
109 #define S_FW_ETH_TX_PKT_WR_IMMDLEN      0
110 #define M_FW_ETH_TX_PKT_WR_IMMDLEN      0x1ff
111 #define V_FW_ETH_TX_PKT_WR_IMMDLEN(x)   ((x) << S_FW_ETH_TX_PKT_WR_IMMDLEN)
112 #define G_FW_ETH_TX_PKT_WR_IMMDLEN(x)   \
113         (((x) >> S_FW_ETH_TX_PKT_WR_IMMDLEN) & M_FW_ETH_TX_PKT_WR_IMMDLEN)
114
115 struct fw_eth_tx_pkts_wr {
116         __be32 op_pkd;
117         __be32 equiq_to_len16;
118         __be32 r3;
119         __be16 plen;
120         __u8   npkt;
121         __u8   type;
122 };
123
124 struct fw_eth_tx_pkt_vm_wr {
125         __be32 op_immdlen;
126         __be32 equiq_to_len16;
127         __be32 r3[2];
128         __u8   ethmacdst[6];
129         __u8   ethmacsrc[6];
130         __be16 ethtype;
131         __be16 vlantci;
132 };
133
134 struct fw_eth_tx_pkts_vm_wr {
135         __be32 op_pkd;
136         __be32 equiq_to_len16;
137         __be32 r3;
138         __be16 plen;
139         __u8   npkt;
140         __u8   r4;
141         __u8   ethmacdst[6];
142         __u8   ethmacsrc[6];
143         __be16 ethtype;
144         __be16 vlantci;
145 };
146
147 /* filter wr reply code in cookie in CPL_SET_TCB_RPL */
148 enum fw_filter_wr_cookie {
149         FW_FILTER_WR_SUCCESS,
150         FW_FILTER_WR_FLT_ADDED,
151         FW_FILTER_WR_FLT_DELETED,
152         FW_FILTER_WR_SMT_TBL_FULL,
153         FW_FILTER_WR_EINVAL,
154 };
155
156 struct fw_filter_wr {
157         __be32 op_pkd;
158         __be32 len16_pkd;
159         __be64 r3;
160         __be32 tid_to_iq;
161         __be32 del_filter_to_l2tix;
162         __be16 ethtype;
163         __be16 ethtypem;
164         __u8   frag_to_ovlan_vldm;
165         __u8   smac_sel;
166         __be16 rx_chan_rx_rpl_iq;
167         __be32 maci_to_matchtypem;
168         __u8   ptcl;
169         __u8   ptclm;
170         __u8   ttyp;
171         __u8   ttypm;
172         __be16 ivlan;
173         __be16 ivlanm;
174         __be16 ovlan;
175         __be16 ovlanm;
176         __u8   lip[16];
177         __u8   lipm[16];
178         __u8   fip[16];
179         __u8   fipm[16];
180         __be16 lp;
181         __be16 lpm;
182         __be16 fp;
183         __be16 fpm;
184         __be16 r7;
185         __u8   sma[6];
186 };
187
188 #define S_FW_FILTER_WR_TID      12
189 #define V_FW_FILTER_WR_TID(x)   ((x) << S_FW_FILTER_WR_TID)
190
191 #define S_FW_FILTER_WR_RQTYPE           11
192 #define V_FW_FILTER_WR_RQTYPE(x)        ((x) << S_FW_FILTER_WR_RQTYPE)
193
194 #define S_FW_FILTER_WR_NOREPLY          10
195 #define V_FW_FILTER_WR_NOREPLY(x)       ((x) << S_FW_FILTER_WR_NOREPLY)
196
197 #define S_FW_FILTER_WR_IQ       0
198 #define V_FW_FILTER_WR_IQ(x)    ((x) << S_FW_FILTER_WR_IQ)
199
200 #define S_FW_FILTER_WR_DEL_FILTER       31
201 #define V_FW_FILTER_WR_DEL_FILTER(x)    ((x) << S_FW_FILTER_WR_DEL_FILTER)
202 #define F_FW_FILTER_WR_DEL_FILTER       V_FW_FILTER_WR_DEL_FILTER(1U)
203
204 #define S_FW_FILTER_WR_RPTTID           25
205 #define V_FW_FILTER_WR_RPTTID(x)        ((x) << S_FW_FILTER_WR_RPTTID)
206
207 #define S_FW_FILTER_WR_DROP     24
208 #define V_FW_FILTER_WR_DROP(x)  ((x) << S_FW_FILTER_WR_DROP)
209
210 #define S_FW_FILTER_WR_DIRSTEER         23
211 #define V_FW_FILTER_WR_DIRSTEER(x)      ((x) << S_FW_FILTER_WR_DIRSTEER)
212
213 #define S_FW_FILTER_WR_MASKHASH         22
214 #define V_FW_FILTER_WR_MASKHASH(x)      ((x) << S_FW_FILTER_WR_MASKHASH)
215
216 #define S_FW_FILTER_WR_DIRSTEERHASH     21
217 #define V_FW_FILTER_WR_DIRSTEERHASH(x)  ((x) << S_FW_FILTER_WR_DIRSTEERHASH)
218
219 #define S_FW_FILTER_WR_LPBK     20
220 #define V_FW_FILTER_WR_LPBK(x)  ((x) << S_FW_FILTER_WR_LPBK)
221
222 #define S_FW_FILTER_WR_DMAC     19
223 #define V_FW_FILTER_WR_DMAC(x)  ((x) << S_FW_FILTER_WR_DMAC)
224
225 #define S_FW_FILTER_WR_INSVLAN          17
226 #define V_FW_FILTER_WR_INSVLAN(x)       ((x) << S_FW_FILTER_WR_INSVLAN)
227
228 #define S_FW_FILTER_WR_RMVLAN           16
229 #define V_FW_FILTER_WR_RMVLAN(x)        ((x) << S_FW_FILTER_WR_RMVLAN)
230
231 #define S_FW_FILTER_WR_HITCNTS          15
232 #define V_FW_FILTER_WR_HITCNTS(x)       ((x) << S_FW_FILTER_WR_HITCNTS)
233
234 #define S_FW_FILTER_WR_TXCHAN           13
235 #define V_FW_FILTER_WR_TXCHAN(x)        ((x) << S_FW_FILTER_WR_TXCHAN)
236
237 #define S_FW_FILTER_WR_PRIO     12
238 #define V_FW_FILTER_WR_PRIO(x)  ((x) << S_FW_FILTER_WR_PRIO)
239
240 #define S_FW_FILTER_WR_L2TIX    0
241 #define V_FW_FILTER_WR_L2TIX(x) ((x) << S_FW_FILTER_WR_L2TIX)
242
243 #define S_FW_FILTER_WR_FRAG     7
244 #define V_FW_FILTER_WR_FRAG(x)  ((x) << S_FW_FILTER_WR_FRAG)
245
246 #define S_FW_FILTER_WR_FRAGM    6
247 #define V_FW_FILTER_WR_FRAGM(x) ((x) << S_FW_FILTER_WR_FRAGM)
248
249 #define S_FW_FILTER_WR_IVLAN_VLD        5
250 #define V_FW_FILTER_WR_IVLAN_VLD(x)     ((x) << S_FW_FILTER_WR_IVLAN_VLD)
251
252 #define S_FW_FILTER_WR_OVLAN_VLD        4
253 #define V_FW_FILTER_WR_OVLAN_VLD(x)     ((x) << S_FW_FILTER_WR_OVLAN_VLD)
254
255 #define S_FW_FILTER_WR_IVLAN_VLDM       3
256 #define V_FW_FILTER_WR_IVLAN_VLDM(x)    ((x) << S_FW_FILTER_WR_IVLAN_VLDM)
257
258 #define S_FW_FILTER_WR_OVLAN_VLDM       2
259 #define V_FW_FILTER_WR_OVLAN_VLDM(x)    ((x) << S_FW_FILTER_WR_OVLAN_VLDM)
260
261 #define S_FW_FILTER_WR_RX_CHAN          15
262 #define V_FW_FILTER_WR_RX_CHAN(x)       ((x) << S_FW_FILTER_WR_RX_CHAN)
263
264 #define S_FW_FILTER_WR_RX_RPL_IQ        0
265 #define V_FW_FILTER_WR_RX_RPL_IQ(x)     ((x) << S_FW_FILTER_WR_RX_RPL_IQ)
266
267 #define S_FW_FILTER_WR_MACI     23
268 #define V_FW_FILTER_WR_MACI(x)  ((x) << S_FW_FILTER_WR_MACI)
269
270 #define S_FW_FILTER_WR_MACIM    14
271 #define V_FW_FILTER_WR_MACIM(x) ((x) << S_FW_FILTER_WR_MACIM)
272
273 #define S_FW_FILTER_WR_FCOE     13
274 #define V_FW_FILTER_WR_FCOE(x)  ((x) << S_FW_FILTER_WR_FCOE)
275
276 #define S_FW_FILTER_WR_FCOEM    12
277 #define V_FW_FILTER_WR_FCOEM(x) ((x) << S_FW_FILTER_WR_FCOEM)
278
279 #define S_FW_FILTER_WR_PORT     9
280 #define V_FW_FILTER_WR_PORT(x)  ((x) << S_FW_FILTER_WR_PORT)
281
282 #define S_FW_FILTER_WR_PORTM    6
283 #define V_FW_FILTER_WR_PORTM(x) ((x) << S_FW_FILTER_WR_PORTM)
284
285 #define S_FW_FILTER_WR_MATCHTYPE        3
286 #define V_FW_FILTER_WR_MATCHTYPE(x)     ((x) << S_FW_FILTER_WR_MATCHTYPE)
287
288 #define S_FW_FILTER_WR_MATCHTYPEM       0
289 #define V_FW_FILTER_WR_MATCHTYPEM(x)    ((x) << S_FW_FILTER_WR_MATCHTYPEM)
290
291 /******************************************************************************
292  *  C O M M A N D s
293  *********************/
294
295 /*
296  * The maximum length of time, in miliseconds, that we expect any firmware
297  * command to take to execute and return a reply to the host.  The RESET
298  * and INITIALIZE commands can take a fair amount of time to execute but
299  * most execute in far less time than this maximum.  This constant is used
300  * by host software to determine how long to wait for a firmware command
301  * reply before declaring the firmware as dead/unreachable ...
302  */
303 #define FW_CMD_MAX_TIMEOUT      10000
304
305 /*
306  * If a host driver does a HELLO and discovers that there's already a MASTER
307  * selected, we may have to wait for that MASTER to finish issuing RESET,
308  * configuration and INITIALIZE commands.  Also, there's a possibility that
309  * our own HELLO may get lost if it happens right as the MASTER is issuign a
310  * RESET command, so we need to be willing to make a few retries of our HELLO.
311  */
312 #define FW_CMD_HELLO_TIMEOUT    (3 * FW_CMD_MAX_TIMEOUT)
313 #define FW_CMD_HELLO_RETRIES    3
314
315 enum fw_cmd_opcodes {
316         FW_LDST_CMD                    = 0x01,
317         FW_RESET_CMD                   = 0x03,
318         FW_HELLO_CMD                   = 0x04,
319         FW_BYE_CMD                     = 0x05,
320         FW_INITIALIZE_CMD              = 0x06,
321         FW_CAPS_CONFIG_CMD             = 0x07,
322         FW_PARAMS_CMD                  = 0x08,
323         FW_PFVF_CMD                    = 0x09,
324         FW_IQ_CMD                      = 0x10,
325         FW_EQ_ETH_CMD                  = 0x12,
326         FW_EQ_CTRL_CMD                 = 0x13,
327         FW_VI_CMD                      = 0x14,
328         FW_VI_MAC_CMD                  = 0x15,
329         FW_VI_RXMODE_CMD               = 0x16,
330         FW_VI_ENABLE_CMD               = 0x17,
331         FW_VI_STATS_CMD                = 0x1a,
332         FW_PORT_CMD                    = 0x1b,
333         FW_RSS_IND_TBL_CMD             = 0x20,
334         FW_RSS_GLB_CONFIG_CMD          = 0x22,
335         FW_RSS_VI_CONFIG_CMD           = 0x23,
336         FW_CLIP_CMD                    = 0x28,
337         FW_DEBUG_CMD                   = 0x81,
338 };
339
340 enum fw_cmd_cap {
341         FW_CMD_CAP_PORT         = 0x04,
342 };
343
344 /*
345  * Generic command header flit0
346  */
347 struct fw_cmd_hdr {
348         __be32 hi;
349         __be32 lo;
350 };
351
352 #define S_FW_CMD_OP             24
353 #define M_FW_CMD_OP             0xff
354 #define V_FW_CMD_OP(x)          ((x) << S_FW_CMD_OP)
355 #define G_FW_CMD_OP(x)          (((x) >> S_FW_CMD_OP) & M_FW_CMD_OP)
356
357 #define S_FW_CMD_REQUEST        23
358 #define M_FW_CMD_REQUEST        0x1
359 #define V_FW_CMD_REQUEST(x)     ((x) << S_FW_CMD_REQUEST)
360 #define G_FW_CMD_REQUEST(x)     (((x) >> S_FW_CMD_REQUEST) & M_FW_CMD_REQUEST)
361 #define F_FW_CMD_REQUEST        V_FW_CMD_REQUEST(1U)
362
363 #define S_FW_CMD_READ           22
364 #define M_FW_CMD_READ           0x1
365 #define V_FW_CMD_READ(x)        ((x) << S_FW_CMD_READ)
366 #define G_FW_CMD_READ(x)        (((x) >> S_FW_CMD_READ) & M_FW_CMD_READ)
367 #define F_FW_CMD_READ           V_FW_CMD_READ(1U)
368
369 #define S_FW_CMD_WRITE          21
370 #define M_FW_CMD_WRITE          0x1
371 #define V_FW_CMD_WRITE(x)       ((x) << S_FW_CMD_WRITE)
372 #define G_FW_CMD_WRITE(x)       (((x) >> S_FW_CMD_WRITE) & M_FW_CMD_WRITE)
373 #define F_FW_CMD_WRITE          V_FW_CMD_WRITE(1U)
374
375 #define S_FW_CMD_EXEC           20
376 #define M_FW_CMD_EXEC           0x1
377 #define V_FW_CMD_EXEC(x)        ((x) << S_FW_CMD_EXEC)
378 #define G_FW_CMD_EXEC(x)        (((x) >> S_FW_CMD_EXEC) & M_FW_CMD_EXEC)
379 #define F_FW_CMD_EXEC           V_FW_CMD_EXEC(1U)
380
381 #define S_FW_CMD_RETVAL         8
382 #define M_FW_CMD_RETVAL         0xff
383 #define V_FW_CMD_RETVAL(x)      ((x) << S_FW_CMD_RETVAL)
384 #define G_FW_CMD_RETVAL(x)      (((x) >> S_FW_CMD_RETVAL) & M_FW_CMD_RETVAL)
385
386 #define S_FW_CMD_LEN16          0
387 #define M_FW_CMD_LEN16          0xff
388 #define V_FW_CMD_LEN16(x)       ((x) << S_FW_CMD_LEN16)
389 #define G_FW_CMD_LEN16(x)       (((x) >> S_FW_CMD_LEN16) & M_FW_CMD_LEN16)
390
391 #define FW_LEN16(fw_struct) V_FW_CMD_LEN16(sizeof(fw_struct) / 16)
392
393 /* address spaces
394  */
395 enum fw_ldst_addrspc {
396         FW_LDST_ADDRSPC_TP_PIO    = 0x0010,
397 };
398
399 struct fw_ldst_cmd {
400         __be32 op_to_addrspace;
401         __be32 cycles_to_len16;
402         union fw_ldst {
403                 struct fw_ldst_addrval {
404                         __be32 addr;
405                         __be32 val;
406                 } addrval;
407                 struct fw_ldst_idctxt {
408                         __be32 physid;
409                         __be32 msg_ctxtflush;
410                         __be32 ctxt_data7;
411                         __be32 ctxt_data6;
412                         __be32 ctxt_data5;
413                         __be32 ctxt_data4;
414                         __be32 ctxt_data3;
415                         __be32 ctxt_data2;
416                         __be32 ctxt_data1;
417                         __be32 ctxt_data0;
418                 } idctxt;
419                 struct fw_ldst_mdio {
420                         __be16 paddr_mmd;
421                         __be16 raddr;
422                         __be16 vctl;
423                         __be16 rval;
424                 } mdio;
425                 struct fw_ldst_mps {
426                         __be16 fid_ctl;
427                         __be16 rplcpf_pkd;
428                         __be32 rplc127_96;
429                         __be32 rplc95_64;
430                         __be32 rplc63_32;
431                         __be32 rplc31_0;
432                         __be32 atrb;
433                         __be16 vlan[16];
434                 } mps;
435                 struct fw_ldst_func {
436                         __u8   access_ctl;
437                         __u8   mod_index;
438                         __be16 ctl_id;
439                         __be32 offset;
440                         __be64 data0;
441                         __be64 data1;
442                 } func;
443                 struct fw_ldst_pcie {
444                         __u8   ctrl_to_fn;
445                         __u8   bnum;
446                         __u8   r;
447                         __u8   ext_r;
448                         __u8   select_naccess;
449                         __u8   pcie_fn;
450                         __be16 nset_pkd;
451                         __be32 data[12];
452                 } pcie;
453                 struct fw_ldst_i2c_deprecated {
454                         __u8   pid_pkd;
455                         __u8   base;
456                         __u8   boffset;
457                         __u8   data;
458                         __be32 r9;
459                 } i2c_deprecated;
460                 struct fw_ldst_i2c {
461                         __u8   pid;
462                         __u8   did;
463                         __u8   boffset;
464                         __u8   blen;
465                         __be32 r9;
466                         __u8   data[48];
467                 } i2c;
468                 struct fw_ldst_le {
469                         __be32 index;
470                         __be32 r9;
471                         __u8   val[33];
472                         __u8   r11[7];
473                 } le;
474         } u;
475 };
476
477 #define S_FW_LDST_CMD_ADDRSPACE         0
478 #define M_FW_LDST_CMD_ADDRSPACE         0xff
479 #define V_FW_LDST_CMD_ADDRSPACE(x)      ((x) << S_FW_LDST_CMD_ADDRSPACE)
480
481 struct fw_reset_cmd {
482         __be32 op_to_write;
483         __be32 retval_len16;
484         __be32 val;
485         __be32 halt_pkd;
486 };
487
488 #define S_FW_RESET_CMD_HALT     31
489 #define M_FW_RESET_CMD_HALT     0x1
490 #define V_FW_RESET_CMD_HALT(x)  ((x) << S_FW_RESET_CMD_HALT)
491 #define G_FW_RESET_CMD_HALT(x)  \
492         (((x) >> S_FW_RESET_CMD_HALT) & M_FW_RESET_CMD_HALT)
493 #define F_FW_RESET_CMD_HALT     V_FW_RESET_CMD_HALT(1U)
494
495 enum {
496         FW_HELLO_CMD_STAGE_OS           = 0,
497 };
498
499 struct fw_hello_cmd {
500         __be32 op_to_write;
501         __be32 retval_len16;
502         __be32 err_to_clearinit;
503         __be32 fwrev;
504 };
505
506 #define S_FW_HELLO_CMD_ERR      31
507 #define M_FW_HELLO_CMD_ERR      0x1
508 #define V_FW_HELLO_CMD_ERR(x)   ((x) << S_FW_HELLO_CMD_ERR)
509 #define G_FW_HELLO_CMD_ERR(x)   \
510         (((x) >> S_FW_HELLO_CMD_ERR) & M_FW_HELLO_CMD_ERR)
511 #define F_FW_HELLO_CMD_ERR      V_FW_HELLO_CMD_ERR(1U)
512
513 #define S_FW_HELLO_CMD_INIT     30
514 #define M_FW_HELLO_CMD_INIT     0x1
515 #define V_FW_HELLO_CMD_INIT(x)  ((x) << S_FW_HELLO_CMD_INIT)
516 #define G_FW_HELLO_CMD_INIT(x)  \
517         (((x) >> S_FW_HELLO_CMD_INIT) & M_FW_HELLO_CMD_INIT)
518 #define F_FW_HELLO_CMD_INIT     V_FW_HELLO_CMD_INIT(1U)
519
520 #define S_FW_HELLO_CMD_MASTERDIS        29
521 #define M_FW_HELLO_CMD_MASTERDIS        0x1
522 #define V_FW_HELLO_CMD_MASTERDIS(x)     ((x) << S_FW_HELLO_CMD_MASTERDIS)
523 #define G_FW_HELLO_CMD_MASTERDIS(x)     \
524         (((x) >> S_FW_HELLO_CMD_MASTERDIS) & M_FW_HELLO_CMD_MASTERDIS)
525 #define F_FW_HELLO_CMD_MASTERDIS        V_FW_HELLO_CMD_MASTERDIS(1U)
526
527 #define S_FW_HELLO_CMD_MASTERFORCE      28
528 #define M_FW_HELLO_CMD_MASTERFORCE      0x1
529 #define V_FW_HELLO_CMD_MASTERFORCE(x)   ((x) << S_FW_HELLO_CMD_MASTERFORCE)
530 #define G_FW_HELLO_CMD_MASTERFORCE(x)   \
531         (((x) >> S_FW_HELLO_CMD_MASTERFORCE) & M_FW_HELLO_CMD_MASTERFORCE)
532 #define F_FW_HELLO_CMD_MASTERFORCE      V_FW_HELLO_CMD_MASTERFORCE(1U)
533
534 #define S_FW_HELLO_CMD_MBMASTER         24
535 #define M_FW_HELLO_CMD_MBMASTER         0xf
536 #define V_FW_HELLO_CMD_MBMASTER(x)      ((x) << S_FW_HELLO_CMD_MBMASTER)
537 #define G_FW_HELLO_CMD_MBMASTER(x)      \
538         (((x) >> S_FW_HELLO_CMD_MBMASTER) & M_FW_HELLO_CMD_MBMASTER)
539
540 #define S_FW_HELLO_CMD_MBASYNCNOT       20
541 #define M_FW_HELLO_CMD_MBASYNCNOT       0x7
542 #define V_FW_HELLO_CMD_MBASYNCNOT(x)    ((x) << S_FW_HELLO_CMD_MBASYNCNOT)
543 #define G_FW_HELLO_CMD_MBASYNCNOT(x)    \
544         (((x) >> S_FW_HELLO_CMD_MBASYNCNOT) & M_FW_HELLO_CMD_MBASYNCNOT)
545
546 #define S_FW_HELLO_CMD_STAGE    17
547 #define M_FW_HELLO_CMD_STAGE    0x7
548 #define V_FW_HELLO_CMD_STAGE(x) ((x) << S_FW_HELLO_CMD_STAGE)
549 #define G_FW_HELLO_CMD_STAGE(x) \
550         (((x) >> S_FW_HELLO_CMD_STAGE) & M_FW_HELLO_CMD_STAGE)
551
552 #define S_FW_HELLO_CMD_CLEARINIT        16
553 #define M_FW_HELLO_CMD_CLEARINIT        0x1
554 #define V_FW_HELLO_CMD_CLEARINIT(x)     ((x) << S_FW_HELLO_CMD_CLEARINIT)
555 #define G_FW_HELLO_CMD_CLEARINIT(x)     \
556         (((x) >> S_FW_HELLO_CMD_CLEARINIT) & M_FW_HELLO_CMD_CLEARINIT)
557 #define F_FW_HELLO_CMD_CLEARINIT        V_FW_HELLO_CMD_CLEARINIT(1U)
558
559 struct fw_bye_cmd {
560         __be32 op_to_write;
561         __be32 retval_len16;
562         __be64 r3;
563 };
564
565 struct fw_initialize_cmd {
566         __be32 op_to_write;
567         __be32 retval_len16;
568         __be64 r3;
569 };
570
571 enum fw_caps_config_nic {
572         FW_CAPS_CONFIG_NIC_HASHFILTER   = 0x00000020,
573         FW_CAPS_CONFIG_NIC_ETHOFLD      = 0x00000040,
574 };
575
576 enum fw_memtype_cf {
577         FW_MEMTYPE_CF_FLASH             = FW_MEMTYPE_FLASH,
578 };
579
580 struct fw_caps_config_cmd {
581         __be32 op_to_write;
582         __be32 cfvalid_to_len16;
583         __be32 r2;
584         __be32 hwmbitmap;
585         __be16 nbmcaps;
586         __be16 linkcaps;
587         __be16 switchcaps;
588         __be16 r3;
589         __be16 niccaps;
590         __be16 toecaps;
591         __be16 rdmacaps;
592         __be16 r4;
593         __be16 iscsicaps;
594         __be16 fcoecaps;
595         __be32 cfcsum;
596         __be32 finiver;
597         __be32 finicsum;
598 };
599
600 #define S_FW_CAPS_CONFIG_CMD_CFVALID    27
601 #define M_FW_CAPS_CONFIG_CMD_CFVALID    0x1
602 #define V_FW_CAPS_CONFIG_CMD_CFVALID(x) ((x) << S_FW_CAPS_CONFIG_CMD_CFVALID)
603 #define G_FW_CAPS_CONFIG_CMD_CFVALID(x) \
604         (((x) >> S_FW_CAPS_CONFIG_CMD_CFVALID) & M_FW_CAPS_CONFIG_CMD_CFVALID)
605 #define F_FW_CAPS_CONFIG_CMD_CFVALID    V_FW_CAPS_CONFIG_CMD_CFVALID(1U)
606
607 #define S_FW_CAPS_CONFIG_CMD_MEMTYPE_CF         24
608 #define M_FW_CAPS_CONFIG_CMD_MEMTYPE_CF         0x7
609 #define V_FW_CAPS_CONFIG_CMD_MEMTYPE_CF(x)      \
610         ((x) << S_FW_CAPS_CONFIG_CMD_MEMTYPE_CF)
611 #define G_FW_CAPS_CONFIG_CMD_MEMTYPE_CF(x)      \
612         (((x) >> S_FW_CAPS_CONFIG_CMD_MEMTYPE_CF) & \
613          M_FW_CAPS_CONFIG_CMD_MEMTYPE_CF)
614
615 #define S_FW_CAPS_CONFIG_CMD_MEMADDR64K_CF      16
616 #define M_FW_CAPS_CONFIG_CMD_MEMADDR64K_CF      0xff
617 #define V_FW_CAPS_CONFIG_CMD_MEMADDR64K_CF(x)   \
618         ((x) << S_FW_CAPS_CONFIG_CMD_MEMADDR64K_CF)
619 #define G_FW_CAPS_CONFIG_CMD_MEMADDR64K_CF(x)   \
620         (((x) >> S_FW_CAPS_CONFIG_CMD_MEMADDR64K_CF) & \
621          M_FW_CAPS_CONFIG_CMD_MEMADDR64K_CF)
622
623 /*
624  * params command mnemonics
625  */
626 enum fw_params_mnem {
627         FW_PARAMS_MNEM_DEV              = 1,    /* device params */
628         FW_PARAMS_MNEM_PFVF             = 2,    /* function params */
629         FW_PARAMS_MNEM_REG              = 3,    /* limited register access */
630         FW_PARAMS_MNEM_DMAQ             = 4,    /* dma queue params */
631 };
632
633 /*
634  * device parameters
635  */
636 enum fw_params_param_dev {
637         FW_PARAMS_PARAM_DEV_CCLK        = 0x00, /* chip core clock in khz */
638         FW_PARAMS_PARAM_DEV_PORTVEC     = 0x01, /* the port vector */
639         FW_PARAMS_PARAM_DEV_NTID        = 0x02, /* reads the number of TIDs
640                                                  * allocated by the device's
641                                                  * Lookup Engine
642                                                  */
643         FW_PARAMS_PARAM_DEV_FWREV       = 0x0B, /* fw version */
644         FW_PARAMS_PARAM_DEV_TPREV       = 0x0C, /* tp version */
645         FW_PARAMS_PARAM_DEV_ULPTX_MEMWRITE_DSGL = 0x17,
646 };
647
648 /*
649  * physical and virtual function parameters
650  */
651 enum fw_params_param_pfvf {
652         FW_PARAMS_PARAM_PFVF_CLIP_START = 0x03,
653         FW_PARAMS_PARAM_PFVF_CLIP_END = 0x04,
654         FW_PARAMS_PARAM_PFVF_FILTER_START = 0x05,
655         FW_PARAMS_PARAM_PFVF_FILTER_END = 0x06,
656         FW_PARAMS_PARAM_PFVF_CPLFW4MSG_ENCAP = 0x31,
657         FW_PARAMS_PARAM_PFVF_PORT_CAPS32 = 0x3A
658 };
659
660 /*
661  * dma queue parameters
662  */
663 enum fw_params_param_dmaq {
664         FW_PARAMS_PARAM_DMAQ_IQ_INTCNTTHRESH = 0x01,
665         FW_PARAMS_PARAM_DMAQ_CONM_CTXT = 0x20,
666 };
667
668 #define S_FW_PARAMS_MNEM        24
669 #define M_FW_PARAMS_MNEM        0xff
670 #define V_FW_PARAMS_MNEM(x)     ((x) << S_FW_PARAMS_MNEM)
671 #define G_FW_PARAMS_MNEM(x)     \
672         (((x) >> S_FW_PARAMS_MNEM) & M_FW_PARAMS_MNEM)
673
674 #define S_FW_PARAMS_PARAM_X     16
675 #define M_FW_PARAMS_PARAM_X     0xff
676 #define V_FW_PARAMS_PARAM_X(x) ((x) << S_FW_PARAMS_PARAM_X)
677 #define G_FW_PARAMS_PARAM_X(x) \
678         (((x) >> S_FW_PARAMS_PARAM_X) & M_FW_PARAMS_PARAM_X)
679
680 #define S_FW_PARAMS_PARAM_Y     8
681 #define M_FW_PARAMS_PARAM_Y     0xff
682 #define V_FW_PARAMS_PARAM_Y(x) ((x) << S_FW_PARAMS_PARAM_Y)
683 #define G_FW_PARAMS_PARAM_Y(x) \
684         (((x) >> S_FW_PARAMS_PARAM_Y) & M_FW_PARAMS_PARAM_Y)
685
686 #define S_FW_PARAMS_PARAM_Z     0
687 #define M_FW_PARAMS_PARAM_Z     0xff
688 #define V_FW_PARAMS_PARAM_Z(x) ((x) << S_FW_PARAMS_PARAM_Z)
689 #define G_FW_PARAMS_PARAM_Z(x) \
690         (((x) >> S_FW_PARAMS_PARAM_Z) & M_FW_PARAMS_PARAM_Z)
691
692 #define S_FW_PARAMS_PARAM_YZ    0
693 #define M_FW_PARAMS_PARAM_YZ    0xffff
694 #define V_FW_PARAMS_PARAM_YZ(x) ((x) << S_FW_PARAMS_PARAM_YZ)
695 #define G_FW_PARAMS_PARAM_YZ(x) \
696         (((x) >> S_FW_PARAMS_PARAM_YZ) & M_FW_PARAMS_PARAM_YZ)
697
698 #define S_FW_PARAMS_PARAM_XYZ           0
699 #define M_FW_PARAMS_PARAM_XYZ           0xffffff
700 #define V_FW_PARAMS_PARAM_XYZ(x)        ((x) << S_FW_PARAMS_PARAM_XYZ)
701
702 struct fw_params_cmd {
703         __be32 op_to_vfn;
704         __be32 retval_len16;
705         struct fw_params_param {
706                 __be32 mnem;
707                 __be32 val;
708         } param[7];
709 };
710
711 #define S_FW_PARAMS_CMD_PFN     8
712 #define M_FW_PARAMS_CMD_PFN     0x7
713 #define V_FW_PARAMS_CMD_PFN(x)  ((x) << S_FW_PARAMS_CMD_PFN)
714 #define G_FW_PARAMS_CMD_PFN(x)  \
715         (((x) >> S_FW_PARAMS_CMD_PFN) & M_FW_PARAMS_CMD_PFN)
716
717 #define S_FW_PARAMS_CMD_VFN     0
718 #define M_FW_PARAMS_CMD_VFN     0xff
719 #define V_FW_PARAMS_CMD_VFN(x)  ((x) << S_FW_PARAMS_CMD_VFN)
720 #define G_FW_PARAMS_CMD_VFN(x)  \
721         (((x) >> S_FW_PARAMS_CMD_VFN) & M_FW_PARAMS_CMD_VFN)
722
723 struct fw_pfvf_cmd {
724         __be32 op_to_vfn;
725         __be32 retval_len16;
726         __be32 niqflint_niq;
727         __be32 type_to_neq;
728         __be32 tc_to_nexactf;
729         __be32 r_caps_to_nethctrl;
730         __be16 nricq;
731         __be16 nriqp;
732         __be32 r4;
733 };
734
735 #define S_FW_PFVF_CMD_NIQFLINT          20
736 #define M_FW_PFVF_CMD_NIQFLINT          0xfff
737 #define G_FW_PFVF_CMD_NIQFLINT(x)       \
738         (((x) >> S_FW_PFVF_CMD_NIQFLINT) & M_FW_PFVF_CMD_NIQFLINT)
739
740 #define S_FW_PFVF_CMD_NIQ               0
741 #define M_FW_PFVF_CMD_NIQ               0xfffff
742 #define G_FW_PFVF_CMD_NIQ(x)            \
743         (((x) >> S_FW_PFVF_CMD_NIQ) & M_FW_PFVF_CMD_NIQ)
744
745 #define S_FW_PFVF_CMD_PMASK             20
746 #define M_FW_PFVF_CMD_PMASK             0xf
747 #define G_FW_PFVF_CMD_PMASK(x)          \
748         (((x) >> S_FW_PFVF_CMD_PMASK) & M_FW_PFVF_CMD_PMASK)
749
750 #define S_FW_PFVF_CMD_NEQ               0
751 #define M_FW_PFVF_CMD_NEQ               0xfffff
752 #define G_FW_PFVF_CMD_NEQ(x)            \
753         (((x) >> S_FW_PFVF_CMD_NEQ) & M_FW_PFVF_CMD_NEQ)
754
755 #define S_FW_PFVF_CMD_TC                24
756 #define M_FW_PFVF_CMD_TC                0xff
757 #define G_FW_PFVF_CMD_TC(x)             \
758         (((x) >> S_FW_PFVF_CMD_TC) & M_FW_PFVF_CMD_TC)
759
760 #define S_FW_PFVF_CMD_NVI               16
761 #define M_FW_PFVF_CMD_NVI               0xff
762 #define G_FW_PFVF_CMD_NVI(x)            \
763         (((x) >> S_FW_PFVF_CMD_NVI) & M_FW_PFVF_CMD_NVI)
764
765 #define S_FW_PFVF_CMD_NEXACTF           0
766 #define M_FW_PFVF_CMD_NEXACTF           0xffff
767 #define G_FW_PFVF_CMD_NEXACTF(x)        \
768         (((x) >> S_FW_PFVF_CMD_NEXACTF) & M_FW_PFVF_CMD_NEXACTF)
769
770 #define S_FW_PFVF_CMD_R_CAPS            24
771 #define M_FW_PFVF_CMD_R_CAPS            0xff
772 #define G_FW_PFVF_CMD_R_CAPS(x)         \
773         (((x) >> S_FW_PFVF_CMD_R_CAPS) & M_FW_PFVF_CMD_R_CAPS)
774
775 #define S_FW_PFVF_CMD_WX_CAPS           16
776 #define M_FW_PFVF_CMD_WX_CAPS           0xff
777 #define G_FW_PFVF_CMD_WX_CAPS(x)        \
778         (((x) >> S_FW_PFVF_CMD_WX_CAPS) & M_FW_PFVF_CMD_WX_CAPS)
779
780 #define S_FW_PFVF_CMD_NETHCTRL          0
781 #define M_FW_PFVF_CMD_NETHCTRL          0xffff
782 #define G_FW_PFVF_CMD_NETHCTRL(x)       \
783         (((x) >> S_FW_PFVF_CMD_NETHCTRL) & M_FW_PFVF_CMD_NETHCTRL)
784
785 /*
786  * ingress queue type; the first 1K ingress queues can have associated 0,
787  * 1 or 2 free lists and an interrupt, all other ingress queues lack these
788  * capabilities
789  */
790 enum fw_iq_type {
791         FW_IQ_TYPE_FL_INT_CAP,
792 };
793
794 struct fw_iq_cmd {
795         __be32 op_to_vfn;
796         __be32 alloc_to_len16;
797         __be16 physiqid;
798         __be16 iqid;
799         __be16 fl0id;
800         __be16 fl1id;
801         __be32 type_to_iqandstindex;
802         __be16 iqdroprss_to_iqesize;
803         __be16 iqsize;
804         __be64 iqaddr;
805         __be32 iqns_to_fl0congen;
806         __be16 fl0dcaen_to_fl0cidxfthresh;
807         __be16 fl0size;
808         __be64 fl0addr;
809         __be32 fl1cngchmap_to_fl1congen;
810         __be16 fl1dcaen_to_fl1cidxfthresh;
811         __be16 fl1size;
812         __be64 fl1addr;
813 };
814
815 #define S_FW_IQ_CMD_PFN         8
816 #define M_FW_IQ_CMD_PFN         0x7
817 #define V_FW_IQ_CMD_PFN(x)      ((x) << S_FW_IQ_CMD_PFN)
818 #define G_FW_IQ_CMD_PFN(x)      (((x) >> S_FW_IQ_CMD_PFN) & M_FW_IQ_CMD_PFN)
819
820 #define S_FW_IQ_CMD_VFN         0
821 #define M_FW_IQ_CMD_VFN         0xff
822 #define V_FW_IQ_CMD_VFN(x)      ((x) << S_FW_IQ_CMD_VFN)
823 #define G_FW_IQ_CMD_VFN(x)      (((x) >> S_FW_IQ_CMD_VFN) & M_FW_IQ_CMD_VFN)
824
825 #define S_FW_IQ_CMD_ALLOC       31
826 #define M_FW_IQ_CMD_ALLOC       0x1
827 #define V_FW_IQ_CMD_ALLOC(x)    ((x) << S_FW_IQ_CMD_ALLOC)
828 #define G_FW_IQ_CMD_ALLOC(x)    \
829         (((x) >> S_FW_IQ_CMD_ALLOC) & M_FW_IQ_CMD_ALLOC)
830 #define F_FW_IQ_CMD_ALLOC       V_FW_IQ_CMD_ALLOC(1U)
831
832 #define S_FW_IQ_CMD_FREE        30
833 #define M_FW_IQ_CMD_FREE        0x1
834 #define V_FW_IQ_CMD_FREE(x)     ((x) << S_FW_IQ_CMD_FREE)
835 #define G_FW_IQ_CMD_FREE(x)     (((x) >> S_FW_IQ_CMD_FREE) & M_FW_IQ_CMD_FREE)
836 #define F_FW_IQ_CMD_FREE        V_FW_IQ_CMD_FREE(1U)
837
838 #define S_FW_IQ_CMD_IQSTART     28
839 #define M_FW_IQ_CMD_IQSTART     0x1
840 #define V_FW_IQ_CMD_IQSTART(x)  ((x) << S_FW_IQ_CMD_IQSTART)
841 #define G_FW_IQ_CMD_IQSTART(x)  \
842         (((x) >> S_FW_IQ_CMD_IQSTART) & M_FW_IQ_CMD_IQSTART)
843 #define F_FW_IQ_CMD_IQSTART     V_FW_IQ_CMD_IQSTART(1U)
844
845 #define S_FW_IQ_CMD_IQSTOP      27
846 #define M_FW_IQ_CMD_IQSTOP      0x1
847 #define V_FW_IQ_CMD_IQSTOP(x)   ((x) << S_FW_IQ_CMD_IQSTOP)
848 #define G_FW_IQ_CMD_IQSTOP(x)   \
849         (((x) >> S_FW_IQ_CMD_IQSTOP) & M_FW_IQ_CMD_IQSTOP)
850 #define F_FW_IQ_CMD_IQSTOP      V_FW_IQ_CMD_IQSTOP(1U)
851
852 #define S_FW_IQ_CMD_TYPE        29
853 #define M_FW_IQ_CMD_TYPE        0x7
854 #define V_FW_IQ_CMD_TYPE(x)     ((x) << S_FW_IQ_CMD_TYPE)
855 #define G_FW_IQ_CMD_TYPE(x)     (((x) >> S_FW_IQ_CMD_TYPE) & M_FW_IQ_CMD_TYPE)
856
857 #define S_FW_IQ_CMD_IQASYNCH    28
858 #define M_FW_IQ_CMD_IQASYNCH    0x1
859 #define V_FW_IQ_CMD_IQASYNCH(x) ((x) << S_FW_IQ_CMD_IQASYNCH)
860 #define G_FW_IQ_CMD_IQASYNCH(x) \
861         (((x) >> S_FW_IQ_CMD_IQASYNCH) & M_FW_IQ_CMD_IQASYNCH)
862 #define F_FW_IQ_CMD_IQASYNCH    V_FW_IQ_CMD_IQASYNCH(1U)
863
864 #define S_FW_IQ_CMD_VIID        16
865 #define M_FW_IQ_CMD_VIID        0xfff
866 #define V_FW_IQ_CMD_VIID(x)     ((x) << S_FW_IQ_CMD_VIID)
867 #define G_FW_IQ_CMD_VIID(x)     (((x) >> S_FW_IQ_CMD_VIID) & M_FW_IQ_CMD_VIID)
868
869 #define S_FW_IQ_CMD_IQANDST     15
870 #define M_FW_IQ_CMD_IQANDST     0x1
871 #define V_FW_IQ_CMD_IQANDST(x)  ((x) << S_FW_IQ_CMD_IQANDST)
872 #define G_FW_IQ_CMD_IQANDST(x)  \
873         (((x) >> S_FW_IQ_CMD_IQANDST) & M_FW_IQ_CMD_IQANDST)
874 #define F_FW_IQ_CMD_IQANDST     V_FW_IQ_CMD_IQANDST(1U)
875
876 #define S_FW_IQ_CMD_IQANUD      12
877 #define M_FW_IQ_CMD_IQANUD      0x3
878 #define V_FW_IQ_CMD_IQANUD(x)   ((x) << S_FW_IQ_CMD_IQANUD)
879 #define G_FW_IQ_CMD_IQANUD(x)   \
880         (((x) >> S_FW_IQ_CMD_IQANUD) & M_FW_IQ_CMD_IQANUD)
881
882 #define S_FW_IQ_CMD_IQANDSTINDEX        0
883 #define M_FW_IQ_CMD_IQANDSTINDEX        0xfff
884 #define V_FW_IQ_CMD_IQANDSTINDEX(x)     ((x) << S_FW_IQ_CMD_IQANDSTINDEX)
885 #define G_FW_IQ_CMD_IQANDSTINDEX(x)     \
886         (((x) >> S_FW_IQ_CMD_IQANDSTINDEX) & M_FW_IQ_CMD_IQANDSTINDEX)
887
888 #define S_FW_IQ_CMD_IQGTSMODE           14
889 #define M_FW_IQ_CMD_IQGTSMODE           0x1
890 #define V_FW_IQ_CMD_IQGTSMODE(x)        ((x) << S_FW_IQ_CMD_IQGTSMODE)
891 #define G_FW_IQ_CMD_IQGTSMODE(x)        \
892         (((x) >> S_FW_IQ_CMD_IQGTSMODE) & M_FW_IQ_CMD_IQGTSMODE)
893 #define F_FW_IQ_CMD_IQGTSMODE   V_FW_IQ_CMD_IQGTSMODE(1U)
894
895 #define S_FW_IQ_CMD_IQPCIECH    12
896 #define M_FW_IQ_CMD_IQPCIECH    0x3
897 #define V_FW_IQ_CMD_IQPCIECH(x) ((x) << S_FW_IQ_CMD_IQPCIECH)
898 #define G_FW_IQ_CMD_IQPCIECH(x) \
899         (((x) >> S_FW_IQ_CMD_IQPCIECH) & M_FW_IQ_CMD_IQPCIECH)
900
901 #define S_FW_IQ_CMD_IQINTCNTTHRESH      4
902 #define M_FW_IQ_CMD_IQINTCNTTHRESH      0x3
903 #define V_FW_IQ_CMD_IQINTCNTTHRESH(x)   ((x) << S_FW_IQ_CMD_IQINTCNTTHRESH)
904 #define G_FW_IQ_CMD_IQINTCNTTHRESH(x)   \
905         (((x) >> S_FW_IQ_CMD_IQINTCNTTHRESH) & M_FW_IQ_CMD_IQINTCNTTHRESH)
906
907 #define S_FW_IQ_CMD_IQESIZE     0
908 #define M_FW_IQ_CMD_IQESIZE     0x3
909 #define V_FW_IQ_CMD_IQESIZE(x)  ((x) << S_FW_IQ_CMD_IQESIZE)
910 #define G_FW_IQ_CMD_IQESIZE(x)  \
911         (((x) >> S_FW_IQ_CMD_IQESIZE) & M_FW_IQ_CMD_IQESIZE)
912
913 #define S_FW_IQ_CMD_IQRO                30
914 #define M_FW_IQ_CMD_IQRO                0x1
915 #define V_FW_IQ_CMD_IQRO(x)             ((x) << S_FW_IQ_CMD_IQRO)
916 #define G_FW_IQ_CMD_IQRO(x)             \
917         (((x) >> S_FW_IQ_CMD_IQRO) & M_FW_IQ_CMD_IQRO)
918 #define F_FW_IQ_CMD_IQRO                V_FW_IQ_CMD_IQRO(1U)
919
920 #define S_FW_IQ_CMD_IQFLINTCONGEN       27
921 #define M_FW_IQ_CMD_IQFLINTCONGEN       0x1
922 #define V_FW_IQ_CMD_IQFLINTCONGEN(x)    ((x) << S_FW_IQ_CMD_IQFLINTCONGEN)
923 #define G_FW_IQ_CMD_IQFLINTCONGEN(x)    \
924         (((x) >> S_FW_IQ_CMD_IQFLINTCONGEN) & M_FW_IQ_CMD_IQFLINTCONGEN)
925 #define F_FW_IQ_CMD_IQFLINTCONGEN       V_FW_IQ_CMD_IQFLINTCONGEN(1U)
926
927 #define S_FW_IQ_CMD_FL0CNGCHMAP         20
928 #define M_FW_IQ_CMD_FL0CNGCHMAP         0xf
929 #define V_FW_IQ_CMD_FL0CNGCHMAP(x)      ((x) << S_FW_IQ_CMD_FL0CNGCHMAP)
930 #define G_FW_IQ_CMD_FL0CNGCHMAP(x)      \
931         (((x) >> S_FW_IQ_CMD_FL0CNGCHMAP) & M_FW_IQ_CMD_FL0CNGCHMAP)
932
933 #define S_FW_IQ_CMD_FL0DATARO           12
934 #define M_FW_IQ_CMD_FL0DATARO           0x1
935 #define V_FW_IQ_CMD_FL0DATARO(x)        ((x) << S_FW_IQ_CMD_FL0DATARO)
936 #define G_FW_IQ_CMD_FL0DATARO(x)        \
937         (((x) >> S_FW_IQ_CMD_FL0DATARO) & M_FW_IQ_CMD_FL0DATARO)
938 #define F_FW_IQ_CMD_FL0DATARO   V_FW_IQ_CMD_FL0DATARO(1U)
939
940 #define S_FW_IQ_CMD_FL0CONGCIF          11
941 #define M_FW_IQ_CMD_FL0CONGCIF          0x1
942 #define V_FW_IQ_CMD_FL0CONGCIF(x)       ((x) << S_FW_IQ_CMD_FL0CONGCIF)
943 #define G_FW_IQ_CMD_FL0CONGCIF(x)       \
944         (((x) >> S_FW_IQ_CMD_FL0CONGCIF) & M_FW_IQ_CMD_FL0CONGCIF)
945 #define F_FW_IQ_CMD_FL0CONGCIF  V_FW_IQ_CMD_FL0CONGCIF(1U)
946
947 #define S_FW_IQ_CMD_FL0FETCHRO          6
948 #define M_FW_IQ_CMD_FL0FETCHRO          0x1
949 #define V_FW_IQ_CMD_FL0FETCHRO(x)       ((x) << S_FW_IQ_CMD_FL0FETCHRO)
950 #define G_FW_IQ_CMD_FL0FETCHRO(x)       \
951         (((x) >> S_FW_IQ_CMD_FL0FETCHRO) & M_FW_IQ_CMD_FL0FETCHRO)
952 #define F_FW_IQ_CMD_FL0FETCHRO  V_FW_IQ_CMD_FL0FETCHRO(1U)
953
954 #define S_FW_IQ_CMD_FL0HOSTFCMODE       4
955 #define M_FW_IQ_CMD_FL0HOSTFCMODE       0x3
956 #define V_FW_IQ_CMD_FL0HOSTFCMODE(x)    ((x) << S_FW_IQ_CMD_FL0HOSTFCMODE)
957 #define G_FW_IQ_CMD_FL0HOSTFCMODE(x)    \
958         (((x) >> S_FW_IQ_CMD_FL0HOSTFCMODE) & M_FW_IQ_CMD_FL0HOSTFCMODE)
959
960 #define S_FW_IQ_CMD_FL0PADEN    2
961 #define M_FW_IQ_CMD_FL0PADEN    0x1
962 #define V_FW_IQ_CMD_FL0PADEN(x) ((x) << S_FW_IQ_CMD_FL0PADEN)
963 #define G_FW_IQ_CMD_FL0PADEN(x) \
964         (((x) >> S_FW_IQ_CMD_FL0PADEN) & M_FW_IQ_CMD_FL0PADEN)
965 #define F_FW_IQ_CMD_FL0PADEN    V_FW_IQ_CMD_FL0PADEN(1U)
966
967 #define S_FW_IQ_CMD_FL0PACKEN           1
968 #define M_FW_IQ_CMD_FL0PACKEN           0x1
969 #define V_FW_IQ_CMD_FL0PACKEN(x)        ((x) << S_FW_IQ_CMD_FL0PACKEN)
970 #define G_FW_IQ_CMD_FL0PACKEN(x)        \
971         (((x) >> S_FW_IQ_CMD_FL0PACKEN) & M_FW_IQ_CMD_FL0PACKEN)
972 #define F_FW_IQ_CMD_FL0PACKEN   V_FW_IQ_CMD_FL0PACKEN(1U)
973
974 #define S_FW_IQ_CMD_FL0CONGEN           0
975 #define M_FW_IQ_CMD_FL0CONGEN           0x1
976 #define V_FW_IQ_CMD_FL0CONGEN(x)        ((x) << S_FW_IQ_CMD_FL0CONGEN)
977 #define G_FW_IQ_CMD_FL0CONGEN(x)        \
978         (((x) >> S_FW_IQ_CMD_FL0CONGEN) & M_FW_IQ_CMD_FL0CONGEN)
979 #define F_FW_IQ_CMD_FL0CONGEN   V_FW_IQ_CMD_FL0CONGEN(1U)
980
981 #define S_FW_IQ_CMD_FL0FBMIN    7
982 #define M_FW_IQ_CMD_FL0FBMIN    0x7
983 #define V_FW_IQ_CMD_FL0FBMIN(x) ((x) << S_FW_IQ_CMD_FL0FBMIN)
984 #define G_FW_IQ_CMD_FL0FBMIN(x) \
985         (((x) >> S_FW_IQ_CMD_FL0FBMIN) & M_FW_IQ_CMD_FL0FBMIN)
986
987 #define S_FW_IQ_CMD_FL0FBMAX    4
988 #define M_FW_IQ_CMD_FL0FBMAX    0x7
989 #define V_FW_IQ_CMD_FL0FBMAX(x) ((x) << S_FW_IQ_CMD_FL0FBMAX)
990 #define G_FW_IQ_CMD_FL0FBMAX(x) \
991         (((x) >> S_FW_IQ_CMD_FL0FBMAX) & M_FW_IQ_CMD_FL0FBMAX)
992
993 struct fw_eq_eth_cmd {
994         __be32 op_to_vfn;
995         __be32 alloc_to_len16;
996         __be32 eqid_pkd;
997         __be32 physeqid_pkd;
998         __be32 fetchszm_to_iqid;
999         __be32 dcaen_to_eqsize;
1000         __be64 eqaddr;
1001         __be32 autoequiqe_to_viid;
1002         __be32 r8_lo;
1003         __be64 r9;
1004 };
1005
1006 #define S_FW_EQ_ETH_CMD_PFN     8
1007 #define M_FW_EQ_ETH_CMD_PFN     0x7
1008 #define V_FW_EQ_ETH_CMD_PFN(x)  ((x) << S_FW_EQ_ETH_CMD_PFN)
1009 #define G_FW_EQ_ETH_CMD_PFN(x)  \
1010         (((x) >> S_FW_EQ_ETH_CMD_PFN) & M_FW_EQ_ETH_CMD_PFN)
1011
1012 #define S_FW_EQ_ETH_CMD_VFN     0
1013 #define M_FW_EQ_ETH_CMD_VFN     0xff
1014 #define V_FW_EQ_ETH_CMD_VFN(x)  ((x) << S_FW_EQ_ETH_CMD_VFN)
1015 #define G_FW_EQ_ETH_CMD_VFN(x)  \
1016         (((x) >> S_FW_EQ_ETH_CMD_VFN) & M_FW_EQ_ETH_CMD_VFN)
1017
1018 #define S_FW_EQ_ETH_CMD_ALLOC           31
1019 #define M_FW_EQ_ETH_CMD_ALLOC           0x1
1020 #define V_FW_EQ_ETH_CMD_ALLOC(x)        ((x) << S_FW_EQ_ETH_CMD_ALLOC)
1021 #define G_FW_EQ_ETH_CMD_ALLOC(x)        \
1022         (((x) >> S_FW_EQ_ETH_CMD_ALLOC) & M_FW_EQ_ETH_CMD_ALLOC)
1023 #define F_FW_EQ_ETH_CMD_ALLOC   V_FW_EQ_ETH_CMD_ALLOC(1U)
1024
1025 #define S_FW_EQ_ETH_CMD_FREE    30
1026 #define M_FW_EQ_ETH_CMD_FREE    0x1
1027 #define V_FW_EQ_ETH_CMD_FREE(x) ((x) << S_FW_EQ_ETH_CMD_FREE)
1028 #define G_FW_EQ_ETH_CMD_FREE(x) \
1029         (((x) >> S_FW_EQ_ETH_CMD_FREE) & M_FW_EQ_ETH_CMD_FREE)
1030 #define F_FW_EQ_ETH_CMD_FREE    V_FW_EQ_ETH_CMD_FREE(1U)
1031
1032 #define S_FW_EQ_ETH_CMD_EQSTART         28
1033 #define M_FW_EQ_ETH_CMD_EQSTART         0x1
1034 #define V_FW_EQ_ETH_CMD_EQSTART(x)      ((x) << S_FW_EQ_ETH_CMD_EQSTART)
1035 #define G_FW_EQ_ETH_CMD_EQSTART(x)      \
1036         (((x) >> S_FW_EQ_ETH_CMD_EQSTART) & M_FW_EQ_ETH_CMD_EQSTART)
1037 #define F_FW_EQ_ETH_CMD_EQSTART V_FW_EQ_ETH_CMD_EQSTART(1U)
1038
1039 #define S_FW_EQ_ETH_CMD_EQID    0
1040 #define M_FW_EQ_ETH_CMD_EQID    0xfffff
1041 #define V_FW_EQ_ETH_CMD_EQID(x) ((x) << S_FW_EQ_ETH_CMD_EQID)
1042 #define G_FW_EQ_ETH_CMD_EQID(x) \
1043         (((x) >> S_FW_EQ_ETH_CMD_EQID) & M_FW_EQ_ETH_CMD_EQID)
1044
1045 #define S_FW_EQ_ETH_CMD_PHYSEQID        0
1046 #define M_FW_EQ_ETH_CMD_PHYSEQID        0xfffff
1047 #define G_FW_EQ_ETH_CMD_PHYSEQID(x)     \
1048         (((x) >> S_FW_EQ_ETH_CMD_PHYSEQID) & M_FW_EQ_ETH_CMD_PHYSEQID)
1049
1050 #define S_FW_EQ_ETH_CMD_FETCHRO         22
1051 #define M_FW_EQ_ETH_CMD_FETCHRO         0x1
1052 #define V_FW_EQ_ETH_CMD_FETCHRO(x)      ((x) << S_FW_EQ_ETH_CMD_FETCHRO)
1053 #define G_FW_EQ_ETH_CMD_FETCHRO(x)      \
1054         (((x) >> S_FW_EQ_ETH_CMD_FETCHRO) & M_FW_EQ_ETH_CMD_FETCHRO)
1055 #define F_FW_EQ_ETH_CMD_FETCHRO V_FW_EQ_ETH_CMD_FETCHRO(1U)
1056
1057 #define S_FW_EQ_ETH_CMD_HOSTFCMODE      20
1058 #define M_FW_EQ_ETH_CMD_HOSTFCMODE      0x3
1059 #define V_FW_EQ_ETH_CMD_HOSTFCMODE(x)   ((x) << S_FW_EQ_ETH_CMD_HOSTFCMODE)
1060 #define G_FW_EQ_ETH_CMD_HOSTFCMODE(x)   \
1061         (((x) >> S_FW_EQ_ETH_CMD_HOSTFCMODE) & M_FW_EQ_ETH_CMD_HOSTFCMODE)
1062
1063 #define S_FW_EQ_ETH_CMD_PCIECHN         16
1064 #define M_FW_EQ_ETH_CMD_PCIECHN         0x3
1065 #define V_FW_EQ_ETH_CMD_PCIECHN(x)      ((x) << S_FW_EQ_ETH_CMD_PCIECHN)
1066 #define G_FW_EQ_ETH_CMD_PCIECHN(x)      \
1067         (((x) >> S_FW_EQ_ETH_CMD_PCIECHN) & M_FW_EQ_ETH_CMD_PCIECHN)
1068
1069 #define S_FW_EQ_ETH_CMD_IQID    0
1070 #define M_FW_EQ_ETH_CMD_IQID    0xffff
1071 #define V_FW_EQ_ETH_CMD_IQID(x) ((x) << S_FW_EQ_ETH_CMD_IQID)
1072 #define G_FW_EQ_ETH_CMD_IQID(x) \
1073         (((x) >> S_FW_EQ_ETH_CMD_IQID) & M_FW_EQ_ETH_CMD_IQID)
1074
1075 #define S_FW_EQ_ETH_CMD_FBMIN           23
1076 #define M_FW_EQ_ETH_CMD_FBMIN           0x7
1077 #define V_FW_EQ_ETH_CMD_FBMIN(x)        ((x) << S_FW_EQ_ETH_CMD_FBMIN)
1078 #define G_FW_EQ_ETH_CMD_FBMIN(x)        \
1079         (((x) >> S_FW_EQ_ETH_CMD_FBMIN) & M_FW_EQ_ETH_CMD_FBMIN)
1080
1081 #define S_FW_EQ_ETH_CMD_FBMAX           20
1082 #define M_FW_EQ_ETH_CMD_FBMAX           0x7
1083 #define V_FW_EQ_ETH_CMD_FBMAX(x)        ((x) << S_FW_EQ_ETH_CMD_FBMAX)
1084 #define G_FW_EQ_ETH_CMD_FBMAX(x)        \
1085         (((x) >> S_FW_EQ_ETH_CMD_FBMAX) & M_FW_EQ_ETH_CMD_FBMAX)
1086
1087 #define S_FW_EQ_ETH_CMD_CIDXFTHRESH     16
1088 #define M_FW_EQ_ETH_CMD_CIDXFTHRESH     0x7
1089 #define V_FW_EQ_ETH_CMD_CIDXFTHRESH(x)  ((x) << S_FW_EQ_ETH_CMD_CIDXFTHRESH)
1090 #define G_FW_EQ_ETH_CMD_CIDXFTHRESH(x)  \
1091         (((x) >> S_FW_EQ_ETH_CMD_CIDXFTHRESH) & M_FW_EQ_ETH_CMD_CIDXFTHRESH)
1092
1093 #define S_FW_EQ_ETH_CMD_EQSIZE          0
1094 #define M_FW_EQ_ETH_CMD_EQSIZE          0xffff
1095 #define V_FW_EQ_ETH_CMD_EQSIZE(x)       ((x) << S_FW_EQ_ETH_CMD_EQSIZE)
1096 #define G_FW_EQ_ETH_CMD_EQSIZE(x)       \
1097         (((x) >> S_FW_EQ_ETH_CMD_EQSIZE) & M_FW_EQ_ETH_CMD_EQSIZE)
1098
1099 #define S_FW_EQ_ETH_CMD_AUTOEQUEQE      30
1100 #define M_FW_EQ_ETH_CMD_AUTOEQUEQE      0x1
1101 #define V_FW_EQ_ETH_CMD_AUTOEQUEQE(x)   ((x) << S_FW_EQ_ETH_CMD_AUTOEQUEQE)
1102 #define G_FW_EQ_ETH_CMD_AUTOEQUEQE(x)   \
1103         (((x) >> S_FW_EQ_ETH_CMD_AUTOEQUEQE) & M_FW_EQ_ETH_CMD_AUTOEQUEQE)
1104 #define F_FW_EQ_ETH_CMD_AUTOEQUEQE      V_FW_EQ_ETH_CMD_AUTOEQUEQE(1U)
1105
1106 #define S_FW_EQ_ETH_CMD_VIID    16
1107 #define M_FW_EQ_ETH_CMD_VIID    0xfff
1108 #define V_FW_EQ_ETH_CMD_VIID(x) ((x) << S_FW_EQ_ETH_CMD_VIID)
1109 #define G_FW_EQ_ETH_CMD_VIID(x) \
1110         (((x) >> S_FW_EQ_ETH_CMD_VIID) & M_FW_EQ_ETH_CMD_VIID)
1111
1112 struct fw_eq_ctrl_cmd {
1113         __be32 op_to_vfn;
1114         __be32 alloc_to_len16;
1115         __be32 cmpliqid_eqid;
1116         __be32 physeqid_pkd;
1117         __be32 fetchszm_to_iqid;
1118         __be32 dcaen_to_eqsize;
1119         __be64 eqaddr;
1120 };
1121
1122 #define S_FW_EQ_CTRL_CMD_PFN            8
1123 #define V_FW_EQ_CTRL_CMD_PFN(x)         ((x) << S_FW_EQ_CTRL_CMD_PFN)
1124
1125 #define S_FW_EQ_CTRL_CMD_VFN            0
1126 #define V_FW_EQ_CTRL_CMD_VFN(x)         ((x) << S_FW_EQ_CTRL_CMD_VFN)
1127
1128 #define S_FW_EQ_CTRL_CMD_ALLOC          31
1129 #define V_FW_EQ_CTRL_CMD_ALLOC(x)       ((x) << S_FW_EQ_CTRL_CMD_ALLOC)
1130 #define F_FW_EQ_CTRL_CMD_ALLOC          V_FW_EQ_CTRL_CMD_ALLOC(1U)
1131
1132 #define S_FW_EQ_CTRL_CMD_FREE           30
1133 #define V_FW_EQ_CTRL_CMD_FREE(x)        ((x) << S_FW_EQ_CTRL_CMD_FREE)
1134 #define F_FW_EQ_CTRL_CMD_FREE           V_FW_EQ_CTRL_CMD_FREE(1U)
1135
1136 #define S_FW_EQ_CTRL_CMD_EQSTART        28
1137 #define V_FW_EQ_CTRL_CMD_EQSTART(x)     ((x) << S_FW_EQ_CTRL_CMD_EQSTART)
1138 #define F_FW_EQ_CTRL_CMD_EQSTART        V_FW_EQ_CTRL_CMD_EQSTART(1U)
1139
1140 #define S_FW_EQ_CTRL_CMD_CMPLIQID       20
1141 #define V_FW_EQ_CTRL_CMD_CMPLIQID(x)    ((x) << S_FW_EQ_CTRL_CMD_CMPLIQID)
1142
1143 #define S_FW_EQ_CTRL_CMD_EQID           0
1144 #define M_FW_EQ_CTRL_CMD_EQID           0xfffff
1145 #define V_FW_EQ_CTRL_CMD_EQID(x)        ((x) << S_FW_EQ_CTRL_CMD_EQID)
1146 #define G_FW_EQ_CTRL_CMD_EQID(x)        \
1147         (((x) >> S_FW_EQ_CTRL_CMD_EQID) & M_FW_EQ_CTRL_CMD_EQID)
1148
1149 #define S_FW_EQ_CTRL_CMD_PHYSEQID       0
1150 #define M_FW_EQ_CTRL_CMD_PHYSEQID       0xfffff
1151 #define V_FW_EQ_CTRL_CMD_PHYSEQID(x)    ((x) << S_FW_EQ_CTRL_CMD_PHYSEQID)
1152 #define G_FW_EQ_CTRL_CMD_PHYSEQID(x)    \
1153         (((x) >> S_FW_EQ_CTRL_CMD_PHYSEQID) & M_FW_EQ_CTRL_CMD_PHYSEQID)
1154
1155 #define S_FW_EQ_CTRL_CMD_FETCHRO        22
1156 #define V_FW_EQ_CTRL_CMD_FETCHRO(x)     ((x) << S_FW_EQ_CTRL_CMD_FETCHRO)
1157 #define F_FW_EQ_CTRL_CMD_FETCHRO        V_FW_EQ_CTRL_CMD_FETCHRO(1U)
1158
1159 #define S_FW_EQ_CTRL_CMD_HOSTFCMODE     20
1160 #define M_FW_EQ_CTRL_CMD_HOSTFCMODE     0x3
1161 #define V_FW_EQ_CTRL_CMD_HOSTFCMODE(x)  ((x) << S_FW_EQ_CTRL_CMD_HOSTFCMODE)
1162
1163 #define S_FW_EQ_CTRL_CMD_PCIECHN        16
1164 #define V_FW_EQ_CTRL_CMD_PCIECHN(x)     ((x) << S_FW_EQ_CTRL_CMD_PCIECHN)
1165
1166 #define S_FW_EQ_CTRL_CMD_IQID           0
1167 #define V_FW_EQ_CTRL_CMD_IQID(x)        ((x) << S_FW_EQ_CTRL_CMD_IQID)
1168
1169 #define S_FW_EQ_CTRL_CMD_FBMIN          23
1170 #define V_FW_EQ_CTRL_CMD_FBMIN(x)       ((x) << S_FW_EQ_CTRL_CMD_FBMIN)
1171
1172 #define S_FW_EQ_CTRL_CMD_FBMAX          20
1173 #define V_FW_EQ_CTRL_CMD_FBMAX(x)       ((x) << S_FW_EQ_CTRL_CMD_FBMAX)
1174
1175 #define S_FW_EQ_CTRL_CMD_CIDXFTHRESH    16
1176 #define V_FW_EQ_CTRL_CMD_CIDXFTHRESH(x) ((x) << S_FW_EQ_CTRL_CMD_CIDXFTHRESH)
1177
1178 #define S_FW_EQ_CTRL_CMD_EQSIZE         0
1179 #define V_FW_EQ_CTRL_CMD_EQSIZE(x)      ((x) << S_FW_EQ_CTRL_CMD_EQSIZE)
1180
1181 enum fw_vi_func {
1182         FW_VI_FUNC_ETH,
1183 };
1184
1185 struct fw_vi_cmd {
1186         __be32 op_to_vfn;
1187         __be32 alloc_to_len16;
1188         __be16 type_to_viid;
1189         __u8   mac[6];
1190         __u8   portid_pkd;
1191         __u8   nmac;
1192         __u8   nmac0[6];
1193         __be16 norss_rsssize;
1194         __u8   nmac1[6];
1195         __be16 idsiiq_pkd;
1196         __u8   nmac2[6];
1197         __be16 idseiq_pkd;
1198         __u8   nmac3[6];
1199         __be64 r9;
1200         __be64 r10;
1201 };
1202
1203 #define S_FW_VI_CMD_PFN         8
1204 #define M_FW_VI_CMD_PFN         0x7
1205 #define V_FW_VI_CMD_PFN(x)      ((x) << S_FW_VI_CMD_PFN)
1206 #define G_FW_VI_CMD_PFN(x)      (((x) >> S_FW_VI_CMD_PFN) & M_FW_VI_CMD_PFN)
1207
1208 #define S_FW_VI_CMD_VFN         0
1209 #define M_FW_VI_CMD_VFN         0xff
1210 #define V_FW_VI_CMD_VFN(x)      ((x) << S_FW_VI_CMD_VFN)
1211 #define G_FW_VI_CMD_VFN(x)      (((x) >> S_FW_VI_CMD_VFN) & M_FW_VI_CMD_VFN)
1212
1213 #define S_FW_VI_CMD_ALLOC       31
1214 #define M_FW_VI_CMD_ALLOC       0x1
1215 #define V_FW_VI_CMD_ALLOC(x)    ((x) << S_FW_VI_CMD_ALLOC)
1216 #define G_FW_VI_CMD_ALLOC(x)    \
1217         (((x) >> S_FW_VI_CMD_ALLOC) & M_FW_VI_CMD_ALLOC)
1218 #define F_FW_VI_CMD_ALLOC       V_FW_VI_CMD_ALLOC(1U)
1219
1220 #define S_FW_VI_CMD_FREE        30
1221 #define M_FW_VI_CMD_FREE        0x1
1222 #define V_FW_VI_CMD_FREE(x)     ((x) << S_FW_VI_CMD_FREE)
1223 #define G_FW_VI_CMD_FREE(x)     (((x) >> S_FW_VI_CMD_FREE) & M_FW_VI_CMD_FREE)
1224 #define F_FW_VI_CMD_FREE        V_FW_VI_CMD_FREE(1U)
1225
1226 #define S_FW_VI_CMD_TYPE        15
1227 #define M_FW_VI_CMD_TYPE        0x1
1228 #define V_FW_VI_CMD_TYPE(x)     ((x) << S_FW_VI_CMD_TYPE)
1229 #define G_FW_VI_CMD_TYPE(x)     (((x) >> S_FW_VI_CMD_TYPE) & M_FW_VI_CMD_TYPE)
1230 #define F_FW_VI_CMD_TYPE        V_FW_VI_CMD_TYPE(1U)
1231
1232 #define S_FW_VI_CMD_FUNC        12
1233 #define M_FW_VI_CMD_FUNC        0x7
1234 #define V_FW_VI_CMD_FUNC(x)     ((x) << S_FW_VI_CMD_FUNC)
1235 #define G_FW_VI_CMD_FUNC(x)     (((x) >> S_FW_VI_CMD_FUNC) & M_FW_VI_CMD_FUNC)
1236
1237 #define S_FW_VI_CMD_VIID        0
1238 #define M_FW_VI_CMD_VIID        0xfff
1239 #define V_FW_VI_CMD_VIID(x)     ((x) << S_FW_VI_CMD_VIID)
1240 #define G_FW_VI_CMD_VIID(x)     (((x) >> S_FW_VI_CMD_VIID) & M_FW_VI_CMD_VIID)
1241
1242 #define S_FW_VI_CMD_PORTID      4
1243 #define M_FW_VI_CMD_PORTID      0xf
1244 #define V_FW_VI_CMD_PORTID(x)   ((x) << S_FW_VI_CMD_PORTID)
1245 #define G_FW_VI_CMD_PORTID(x)   \
1246         (((x) >> S_FW_VI_CMD_PORTID) & M_FW_VI_CMD_PORTID)
1247
1248 #define S_FW_VI_CMD_RSSSIZE     0
1249 #define M_FW_VI_CMD_RSSSIZE     0x7ff
1250 #define V_FW_VI_CMD_RSSSIZE(x)  ((x) << S_FW_VI_CMD_RSSSIZE)
1251 #define G_FW_VI_CMD_RSSSIZE(x)  \
1252         (((x) >> S_FW_VI_CMD_RSSSIZE) & M_FW_VI_CMD_RSSSIZE)
1253
1254 /* Special VI_MAC command index ids */
1255 #define FW_VI_MAC_ADD_MAC               0x3FF
1256 #define FW_VI_MAC_ADD_PERSIST_MAC       0x3FE
1257
1258 enum fw_vi_mac_smac {
1259         FW_VI_MAC_MPS_TCAM_ENTRY,
1260         FW_VI_MAC_SMT_AND_MPSTCAM
1261 };
1262
1263 struct fw_vi_mac_cmd {
1264         __be32 op_to_viid;
1265         __be32 freemacs_to_len16;
1266         union fw_vi_mac {
1267                 struct fw_vi_mac_exact {
1268                         __be16 valid_to_idx;
1269                         __u8   macaddr[6];
1270                 } exact[7];
1271                 struct fw_vi_mac_hash {
1272                         __be64 hashvec;
1273                 } hash;
1274         } u;
1275 };
1276
1277 #define S_FW_VI_MAC_CMD_VIID    0
1278 #define M_FW_VI_MAC_CMD_VIID    0xfff
1279 #define V_FW_VI_MAC_CMD_VIID(x) ((x) << S_FW_VI_MAC_CMD_VIID)
1280 #define G_FW_VI_MAC_CMD_VIID(x) \
1281         (((x) >> S_FW_VI_MAC_CMD_VIID) & M_FW_VI_MAC_CMD_VIID)
1282
1283 #define S_FW_VI_MAC_CMD_VALID           15
1284 #define M_FW_VI_MAC_CMD_VALID           0x1
1285 #define V_FW_VI_MAC_CMD_VALID(x)        ((x) << S_FW_VI_MAC_CMD_VALID)
1286 #define G_FW_VI_MAC_CMD_VALID(x)        \
1287         (((x) >> S_FW_VI_MAC_CMD_VALID) & M_FW_VI_MAC_CMD_VALID)
1288 #define F_FW_VI_MAC_CMD_VALID   V_FW_VI_MAC_CMD_VALID(1U)
1289
1290 #define S_FW_VI_MAC_CMD_SMAC_RESULT     10
1291 #define M_FW_VI_MAC_CMD_SMAC_RESULT     0x3
1292 #define V_FW_VI_MAC_CMD_SMAC_RESULT(x)  ((x) << S_FW_VI_MAC_CMD_SMAC_RESULT)
1293 #define G_FW_VI_MAC_CMD_SMAC_RESULT(x)  \
1294         (((x) >> S_FW_VI_MAC_CMD_SMAC_RESULT) & M_FW_VI_MAC_CMD_SMAC_RESULT)
1295
1296 #define S_FW_VI_MAC_CMD_IDX     0
1297 #define M_FW_VI_MAC_CMD_IDX     0x3ff
1298 #define V_FW_VI_MAC_CMD_IDX(x)  ((x) << S_FW_VI_MAC_CMD_IDX)
1299 #define G_FW_VI_MAC_CMD_IDX(x)  \
1300         (((x) >> S_FW_VI_MAC_CMD_IDX) & M_FW_VI_MAC_CMD_IDX)
1301
1302 struct fw_vi_rxmode_cmd {
1303         __be32 op_to_viid;
1304         __be32 retval_len16;
1305         __be32 mtu_to_vlanexen;
1306         __be32 r4_lo;
1307 };
1308
1309 #define S_FW_VI_RXMODE_CMD_VIID         0
1310 #define M_FW_VI_RXMODE_CMD_VIID         0xfff
1311 #define V_FW_VI_RXMODE_CMD_VIID(x)      ((x) << S_FW_VI_RXMODE_CMD_VIID)
1312 #define G_FW_VI_RXMODE_CMD_VIID(x)      \
1313         (((x) >> S_FW_VI_RXMODE_CMD_VIID) & M_FW_VI_RXMODE_CMD_VIID)
1314
1315 #define S_FW_VI_RXMODE_CMD_MTU          16
1316 #define M_FW_VI_RXMODE_CMD_MTU          0xffff
1317 #define V_FW_VI_RXMODE_CMD_MTU(x)       ((x) << S_FW_VI_RXMODE_CMD_MTU)
1318 #define G_FW_VI_RXMODE_CMD_MTU(x)       \
1319         (((x) >> S_FW_VI_RXMODE_CMD_MTU) & M_FW_VI_RXMODE_CMD_MTU)
1320
1321 #define S_FW_VI_RXMODE_CMD_PROMISCEN    14
1322 #define M_FW_VI_RXMODE_CMD_PROMISCEN    0x3
1323 #define V_FW_VI_RXMODE_CMD_PROMISCEN(x) ((x) << S_FW_VI_RXMODE_CMD_PROMISCEN)
1324 #define G_FW_VI_RXMODE_CMD_PROMISCEN(x) \
1325         (((x) >> S_FW_VI_RXMODE_CMD_PROMISCEN) & M_FW_VI_RXMODE_CMD_PROMISCEN)
1326
1327 #define S_FW_VI_RXMODE_CMD_ALLMULTIEN           12
1328 #define M_FW_VI_RXMODE_CMD_ALLMULTIEN           0x3
1329 #define V_FW_VI_RXMODE_CMD_ALLMULTIEN(x)        \
1330         ((x) << S_FW_VI_RXMODE_CMD_ALLMULTIEN)
1331 #define G_FW_VI_RXMODE_CMD_ALLMULTIEN(x)        \
1332         (((x) >> S_FW_VI_RXMODE_CMD_ALLMULTIEN) & M_FW_VI_RXMODE_CMD_ALLMULTIEN)
1333
1334 #define S_FW_VI_RXMODE_CMD_BROADCASTEN          10
1335 #define M_FW_VI_RXMODE_CMD_BROADCASTEN          0x3
1336 #define V_FW_VI_RXMODE_CMD_BROADCASTEN(x)       \
1337         ((x) << S_FW_VI_RXMODE_CMD_BROADCASTEN)
1338 #define G_FW_VI_RXMODE_CMD_BROADCASTEN(x)       \
1339         (((x) >> S_FW_VI_RXMODE_CMD_BROADCASTEN) & \
1340          M_FW_VI_RXMODE_CMD_BROADCASTEN)
1341
1342 #define S_FW_VI_RXMODE_CMD_VLANEXEN     8
1343 #define M_FW_VI_RXMODE_CMD_VLANEXEN     0x3
1344 #define V_FW_VI_RXMODE_CMD_VLANEXEN(x)  ((x) << S_FW_VI_RXMODE_CMD_VLANEXEN)
1345 #define G_FW_VI_RXMODE_CMD_VLANEXEN(x)  \
1346         (((x) >> S_FW_VI_RXMODE_CMD_VLANEXEN) & M_FW_VI_RXMODE_CMD_VLANEXEN)
1347
1348 struct fw_vi_enable_cmd {
1349         __be32 op_to_viid;
1350         __be32 ien_to_len16;
1351         __be16 blinkdur;
1352         __be16 r3;
1353         __be32 r4;
1354 };
1355
1356 #define S_FW_VI_ENABLE_CMD_VIID         0
1357 #define M_FW_VI_ENABLE_CMD_VIID         0xfff
1358 #define V_FW_VI_ENABLE_CMD_VIID(x)      ((x) << S_FW_VI_ENABLE_CMD_VIID)
1359 #define G_FW_VI_ENABLE_CMD_VIID(x)      \
1360         (((x) >> S_FW_VI_ENABLE_CMD_VIID) & M_FW_VI_ENABLE_CMD_VIID)
1361
1362 #define S_FW_VI_ENABLE_CMD_IEN          31
1363 #define M_FW_VI_ENABLE_CMD_IEN          0x1
1364 #define V_FW_VI_ENABLE_CMD_IEN(x)       ((x) << S_FW_VI_ENABLE_CMD_IEN)
1365 #define G_FW_VI_ENABLE_CMD_IEN(x)       \
1366         (((x) >> S_FW_VI_ENABLE_CMD_IEN) & M_FW_VI_ENABLE_CMD_IEN)
1367 #define F_FW_VI_ENABLE_CMD_IEN  V_FW_VI_ENABLE_CMD_IEN(1U)
1368
1369 #define S_FW_VI_ENABLE_CMD_EEN          30
1370 #define M_FW_VI_ENABLE_CMD_EEN          0x1
1371 #define V_FW_VI_ENABLE_CMD_EEN(x)       ((x) << S_FW_VI_ENABLE_CMD_EEN)
1372 #define G_FW_VI_ENABLE_CMD_EEN(x)       \
1373         (((x) >> S_FW_VI_ENABLE_CMD_EEN) & M_FW_VI_ENABLE_CMD_EEN)
1374 #define F_FW_VI_ENABLE_CMD_EEN  V_FW_VI_ENABLE_CMD_EEN(1U)
1375
1376 #define S_FW_VI_ENABLE_CMD_DCB_INFO     28
1377 #define M_FW_VI_ENABLE_CMD_DCB_INFO     0x1
1378 #define V_FW_VI_ENABLE_CMD_DCB_INFO(x)  ((x) << S_FW_VI_ENABLE_CMD_DCB_INFO)
1379 #define G_FW_VI_ENABLE_CMD_DCB_INFO(x)  \
1380         (((x) >> S_FW_VI_ENABLE_CMD_DCB_INFO) & M_FW_VI_ENABLE_CMD_DCB_INFO)
1381 #define F_FW_VI_ENABLE_CMD_DCB_INFO     V_FW_VI_ENABLE_CMD_DCB_INFO(1U)
1382
1383 /* VI VF stats offset definitions */
1384 #define VI_VF_NUM_STATS 16
1385
1386 /* VI PF stats offset definitions */
1387 #define VI_PF_NUM_STATS 17
1388 enum fw_vi_stats_pf_index {
1389         FW_VI_PF_STAT_TX_BCAST_BYTES_IX,
1390         FW_VI_PF_STAT_TX_BCAST_FRAMES_IX,
1391         FW_VI_PF_STAT_TX_MCAST_BYTES_IX,
1392         FW_VI_PF_STAT_TX_MCAST_FRAMES_IX,
1393         FW_VI_PF_STAT_TX_UCAST_BYTES_IX,
1394         FW_VI_PF_STAT_TX_UCAST_FRAMES_IX,
1395         FW_VI_PF_STAT_TX_OFLD_BYTES_IX,
1396         FW_VI_PF_STAT_TX_OFLD_FRAMES_IX,
1397         FW_VI_PF_STAT_RX_BYTES_IX,
1398         FW_VI_PF_STAT_RX_FRAMES_IX,
1399         FW_VI_PF_STAT_RX_BCAST_BYTES_IX,
1400         FW_VI_PF_STAT_RX_BCAST_FRAMES_IX,
1401         FW_VI_PF_STAT_RX_MCAST_BYTES_IX,
1402         FW_VI_PF_STAT_RX_MCAST_FRAMES_IX,
1403         FW_VI_PF_STAT_RX_UCAST_BYTES_IX,
1404         FW_VI_PF_STAT_RX_UCAST_FRAMES_IX,
1405         FW_VI_PF_STAT_RX_ERR_FRAMES_IX
1406 };
1407
1408 struct fw_vi_stats_cmd {
1409         __be32 op_to_viid;
1410         __be32 retval_len16;
1411         union fw_vi_stats {
1412                 struct fw_vi_stats_ctl {
1413                         __be16 nstats_ix;
1414                         __be16 r6;
1415                         __be32 r7;
1416                         __be64 stat0;
1417                         __be64 stat1;
1418                         __be64 stat2;
1419                         __be64 stat3;
1420                         __be64 stat4;
1421                         __be64 stat5;
1422                 } ctl;
1423                 struct fw_vi_stats_pf {
1424                         __be64 tx_bcast_bytes;
1425                         __be64 tx_bcast_frames;
1426                         __be64 tx_mcast_bytes;
1427                         __be64 tx_mcast_frames;
1428                         __be64 tx_ucast_bytes;
1429                         __be64 tx_ucast_frames;
1430                         __be64 tx_offload_bytes;
1431                         __be64 tx_offload_frames;
1432                         __be64 rx_pf_bytes;
1433                         __be64 rx_pf_frames;
1434                         __be64 rx_bcast_bytes;
1435                         __be64 rx_bcast_frames;
1436                         __be64 rx_mcast_bytes;
1437                         __be64 rx_mcast_frames;
1438                         __be64 rx_ucast_bytes;
1439                         __be64 rx_ucast_frames;
1440                         __be64 rx_err_frames;
1441                 } pf;
1442                 struct fw_vi_stats_vf {
1443                         __be64 tx_bcast_bytes;
1444                         __be64 tx_bcast_frames;
1445                         __be64 tx_mcast_bytes;
1446                         __be64 tx_mcast_frames;
1447                         __be64 tx_ucast_bytes;
1448                         __be64 tx_ucast_frames;
1449                         __be64 tx_drop_frames;
1450                         __be64 tx_offload_bytes;
1451                         __be64 tx_offload_frames;
1452                         __be64 rx_bcast_bytes;
1453                         __be64 rx_bcast_frames;
1454                         __be64 rx_mcast_bytes;
1455                         __be64 rx_mcast_frames;
1456                         __be64 rx_ucast_bytes;
1457                         __be64 rx_ucast_frames;
1458                         __be64 rx_err_frames;
1459                 } vf;
1460         } u;
1461 };
1462
1463 #define S_FW_VI_STATS_CMD_VIID          0
1464 #define V_FW_VI_STATS_CMD_VIID(x)       ((x) << S_FW_VI_STATS_CMD_VIID)
1465
1466 #define S_FW_VI_STATS_CMD_NSTATS        12
1467 #define V_FW_VI_STATS_CMD_NSTATS(x)     ((x) << S_FW_VI_STATS_CMD_NSTATS)
1468
1469 #define S_FW_VI_STATS_CMD_IX            0
1470 #define V_FW_VI_STATS_CMD_IX(x)         ((x) << S_FW_VI_STATS_CMD_IX)
1471
1472 /* old 16-bit port capabilities bitmap */
1473 enum fw_port_cap {
1474         FW_PORT_CAP_SPEED_100M          = 0x0001,
1475         FW_PORT_CAP_SPEED_1G            = 0x0002,
1476         FW_PORT_CAP_SPEED_25G           = 0x0004,
1477         FW_PORT_CAP_SPEED_10G           = 0x0008,
1478         FW_PORT_CAP_SPEED_40G           = 0x0010,
1479         FW_PORT_CAP_SPEED_100G          = 0x0020,
1480         FW_PORT_CAP_FC_RX               = 0x0040,
1481         FW_PORT_CAP_FC_TX               = 0x0080,
1482         FW_PORT_CAP_ANEG                = 0x0100,
1483         FW_PORT_CAP_MDIX                = 0x0200,
1484         FW_PORT_CAP_MDIAUTO             = 0x0400,
1485         FW_PORT_CAP_FEC_RS              = 0x0800,
1486         FW_PORT_CAP_FEC_BASER_RS        = 0x1000,
1487         FW_PORT_CAP_FEC_RESERVED        = 0x2000,
1488         FW_PORT_CAP_802_3_PAUSE         = 0x4000,
1489         FW_PORT_CAP_802_3_ASM_DIR       = 0x8000,
1490 };
1491
1492 #define S_FW_PORT_CAP_SPEED     0
1493 #define M_FW_PORT_CAP_SPEED     0x3f
1494 #define V_FW_PORT_CAP_SPEED(x)  ((x) << S_FW_PORT_CAP_SPEED)
1495 #define G_FW_PORT_CAP_SPEED(x) \
1496         (((x) >> S_FW_PORT_CAP_SPEED) & M_FW_PORT_CAP_SPEED)
1497
1498 enum fw_port_mdi {
1499         FW_PORT_CAP_MDI_AUTO,
1500 };
1501
1502 #define S_FW_PORT_CAP_MDI 9
1503 #define M_FW_PORT_CAP_MDI 3
1504 #define V_FW_PORT_CAP_MDI(x) ((x) << S_FW_PORT_CAP_MDI)
1505 #define G_FW_PORT_CAP_MDI(x) (((x) >> S_FW_PORT_CAP_MDI) & M_FW_PORT_CAP_MDI)
1506
1507 /* new 32-bit port capabilities bitmap (fw_port_cap32_t) */
1508 #define FW_PORT_CAP32_SPEED_100M        0x00000001UL
1509 #define FW_PORT_CAP32_SPEED_1G          0x00000002UL
1510 #define FW_PORT_CAP32_SPEED_10G         0x00000004UL
1511 #define FW_PORT_CAP32_SPEED_25G         0x00000008UL
1512 #define FW_PORT_CAP32_SPEED_40G         0x00000010UL
1513 #define FW_PORT_CAP32_SPEED_50G         0x00000020UL
1514 #define FW_PORT_CAP32_SPEED_100G        0x00000040UL
1515 #define FW_PORT_CAP32_FC_RX             0x00010000UL
1516 #define FW_PORT_CAP32_FC_TX             0x00020000UL
1517 #define FW_PORT_CAP32_802_3_PAUSE       0x00040000UL
1518 #define FW_PORT_CAP32_802_3_ASM_DIR     0x00080000UL
1519 #define FW_PORT_CAP32_ANEG              0x00100000UL
1520 #define FW_PORT_CAP32_MDIX              0x00200000UL
1521 #define FW_PORT_CAP32_MDIAUTO           0x00400000UL
1522 #define FW_PORT_CAP32_FEC_RS            0x00800000UL
1523 #define FW_PORT_CAP32_FEC_BASER_RS      0x01000000UL
1524
1525 #define S_FW_PORT_CAP32_SPEED           0
1526 #define M_FW_PORT_CAP32_SPEED           0xfff
1527 #define V_FW_PORT_CAP32_SPEED(x)        ((x) << S_FW_PORT_CAP32_SPEED)
1528 #define G_FW_PORT_CAP32_SPEED(x) \
1529         (((x) >> S_FW_PORT_CAP32_SPEED) & M_FW_PORT_CAP32_SPEED)
1530
1531 enum fw_port_mdi32 {
1532         FW_PORT_CAP32_MDI_AUTO,
1533 };
1534
1535 #define S_FW_PORT_CAP32_MDI 21
1536 #define M_FW_PORT_CAP32_MDI 3
1537 #define V_FW_PORT_CAP32_MDI(x) ((x) << S_FW_PORT_CAP32_MDI)
1538 #define G_FW_PORT_CAP32_MDI(x) \
1539         (((x) >> S_FW_PORT_CAP32_MDI) & M_FW_PORT_CAP32_MDI)
1540
1541 enum fw_port_action {
1542         FW_PORT_ACTION_L1_CFG           = 0x0001,
1543         FW_PORT_ACTION_GET_PORT_INFO    = 0x0003,
1544         FW_PORT_ACTION_L1_CFG32         = 0x0009,
1545         FW_PORT_ACTION_GET_PORT_INFO32  = 0x000a,
1546 };
1547
1548 struct fw_port_cmd {
1549         __be32 op_to_portid;
1550         __be32 action_to_len16;
1551         union fw_port {
1552                 struct fw_port_l1cfg {
1553                         __be32 rcap;
1554                         __be32 r;
1555                 } l1cfg;
1556                 struct fw_port_l2cfg {
1557                         __u8   ctlbf;
1558                         __u8   ovlan3_to_ivlan0;
1559                         __be16 ivlantype;
1560                         __be16 txipg_force_pinfo;
1561                         __be16 mtu;
1562                         __be16 ovlan0mask;
1563                         __be16 ovlan0type;
1564                         __be16 ovlan1mask;
1565                         __be16 ovlan1type;
1566                         __be16 ovlan2mask;
1567                         __be16 ovlan2type;
1568                         __be16 ovlan3mask;
1569                         __be16 ovlan3type;
1570                 } l2cfg;
1571                 struct fw_port_info {
1572                         __be32 lstatus_to_modtype;
1573                         __be16 pcap;
1574                         __be16 acap;
1575                         __be16 mtu;
1576                         __u8   cbllen;
1577                         __u8   auxlinfo;
1578                         __u8   dcbxdis_pkd;
1579                         __u8   r8_lo;
1580                         __be16 lpacap;
1581                         __be64 r9;
1582                 } info;
1583                 struct fw_port_diags {
1584                         __u8   diagop;
1585                         __u8   r[3];
1586                         __be32 diagval;
1587                 } diags;
1588                 union fw_port_dcb {
1589                         struct fw_port_dcb_pgid {
1590                                 __u8   type;
1591                                 __u8   apply_pkd;
1592                                 __u8   r10_lo[2];
1593                                 __be32 pgid;
1594                                 __be64 r11;
1595                         } pgid;
1596                         struct fw_port_dcb_pgrate {
1597                                 __u8   type;
1598                                 __u8   apply_pkd;
1599                                 __u8   r10_lo[5];
1600                                 __u8   num_tcs_supported;
1601                                 __u8   pgrate[8];
1602                                 __u8   tsa[8];
1603                         } pgrate;
1604                         struct fw_port_dcb_priorate {
1605                                 __u8   type;
1606                                 __u8   apply_pkd;
1607                                 __u8   r10_lo[6];
1608                                 __u8   strict_priorate[8];
1609                         } priorate;
1610                         struct fw_port_dcb_pfc {
1611                                 __u8   type;
1612                                 __u8   pfcen;
1613                                 __u8   r10[5];
1614                                 __u8   max_pfc_tcs;
1615                                 __be64 r11;
1616                         } pfc;
1617                         struct fw_port_app_priority {
1618                                 __u8   type;
1619                                 __u8   r10[2];
1620                                 __u8   idx;
1621                                 __u8   user_prio_map;
1622                                 __u8   sel_field;
1623                                 __be16 protocolid;
1624                                 __be64 r12;
1625                         } app_priority;
1626                         struct fw_port_dcb_control {
1627                                 __u8   type;
1628                                 __u8   all_syncd_pkd;
1629                                 __be16 dcb_version_to_app_state;
1630                                 __be32 r11;
1631                                 __be64 r12;
1632                         } control;
1633                 } dcb;
1634                 struct fw_port_l1cfg32 {
1635                         __be32 rcap32;
1636                         __be32 r;
1637                 } l1cfg32;
1638                 struct fw_port_info32 {
1639                         __be32 lstatus32_to_cbllen32;
1640                         __be32 auxlinfo32_mtu32;
1641                         __be32 linkattr32;
1642                         __be32 pcaps32;
1643                         __be32 acaps32;
1644                         __be32 lpacaps32;
1645                 } info32;
1646         } u;
1647 };
1648
1649 #define S_FW_PORT_CMD_PORTID    0
1650 #define M_FW_PORT_CMD_PORTID    0xf
1651 #define V_FW_PORT_CMD_PORTID(x) ((x) << S_FW_PORT_CMD_PORTID)
1652 #define G_FW_PORT_CMD_PORTID(x) \
1653         (((x) >> S_FW_PORT_CMD_PORTID) & M_FW_PORT_CMD_PORTID)
1654
1655 #define S_FW_PORT_CMD_ACTION    16
1656 #define M_FW_PORT_CMD_ACTION    0xffff
1657 #define V_FW_PORT_CMD_ACTION(x) ((x) << S_FW_PORT_CMD_ACTION)
1658 #define G_FW_PORT_CMD_ACTION(x) \
1659         (((x) >> S_FW_PORT_CMD_ACTION) & M_FW_PORT_CMD_ACTION)
1660
1661 #define S_FW_PORT_CMD_LSTATUS           31
1662 #define M_FW_PORT_CMD_LSTATUS           0x1
1663 #define V_FW_PORT_CMD_LSTATUS(x)        ((x) << S_FW_PORT_CMD_LSTATUS)
1664 #define G_FW_PORT_CMD_LSTATUS(x)        \
1665         (((x) >> S_FW_PORT_CMD_LSTATUS) & M_FW_PORT_CMD_LSTATUS)
1666 #define F_FW_PORT_CMD_LSTATUS   V_FW_PORT_CMD_LSTATUS(1U)
1667
1668 #define S_FW_PORT_CMD_LSPEED    24
1669 #define M_FW_PORT_CMD_LSPEED    0x3f
1670 #define V_FW_PORT_CMD_LSPEED(x) ((x) << S_FW_PORT_CMD_LSPEED)
1671 #define G_FW_PORT_CMD_LSPEED(x) \
1672         (((x) >> S_FW_PORT_CMD_LSPEED) & M_FW_PORT_CMD_LSPEED)
1673
1674 #define S_FW_PORT_CMD_TXPAUSE           23
1675 #define M_FW_PORT_CMD_TXPAUSE           0x1
1676 #define V_FW_PORT_CMD_TXPAUSE(x)        ((x) << S_FW_PORT_CMD_TXPAUSE)
1677 #define G_FW_PORT_CMD_TXPAUSE(x)        \
1678         (((x) >> S_FW_PORT_CMD_TXPAUSE) & M_FW_PORT_CMD_TXPAUSE)
1679 #define F_FW_PORT_CMD_TXPAUSE   V_FW_PORT_CMD_TXPAUSE(1U)
1680
1681 #define S_FW_PORT_CMD_RXPAUSE           22
1682 #define M_FW_PORT_CMD_RXPAUSE           0x1
1683 #define V_FW_PORT_CMD_RXPAUSE(x)        ((x) << S_FW_PORT_CMD_RXPAUSE)
1684 #define G_FW_PORT_CMD_RXPAUSE(x)        \
1685         (((x) >> S_FW_PORT_CMD_RXPAUSE) & M_FW_PORT_CMD_RXPAUSE)
1686 #define F_FW_PORT_CMD_RXPAUSE   V_FW_PORT_CMD_RXPAUSE(1U)
1687
1688 #define S_FW_PORT_CMD_MDIOCAP           21
1689 #define M_FW_PORT_CMD_MDIOCAP           0x1
1690 #define V_FW_PORT_CMD_MDIOCAP(x)        ((x) << S_FW_PORT_CMD_MDIOCAP)
1691 #define G_FW_PORT_CMD_MDIOCAP(x)        \
1692         (((x) >> S_FW_PORT_CMD_MDIOCAP) & M_FW_PORT_CMD_MDIOCAP)
1693 #define F_FW_PORT_CMD_MDIOCAP   V_FW_PORT_CMD_MDIOCAP(1U)
1694
1695 #define S_FW_PORT_CMD_MDIOADDR          16
1696 #define M_FW_PORT_CMD_MDIOADDR          0x1f
1697 #define V_FW_PORT_CMD_MDIOADDR(x)       ((x) << S_FW_PORT_CMD_MDIOADDR)
1698 #define G_FW_PORT_CMD_MDIOADDR(x)       \
1699         (((x) >> S_FW_PORT_CMD_MDIOADDR) & M_FW_PORT_CMD_MDIOADDR)
1700
1701 #define S_FW_PORT_CMD_PTYPE     8
1702 #define M_FW_PORT_CMD_PTYPE     0x1f
1703 #define V_FW_PORT_CMD_PTYPE(x)  ((x) << S_FW_PORT_CMD_PTYPE)
1704 #define G_FW_PORT_CMD_PTYPE(x)  \
1705         (((x) >> S_FW_PORT_CMD_PTYPE) & M_FW_PORT_CMD_PTYPE)
1706
1707 #define S_FW_PORT_CMD_LINKDNRC          5
1708 #define M_FW_PORT_CMD_LINKDNRC          0x7
1709 #define V_FW_PORT_CMD_LINKDNRC(x)       ((x) << S_FW_PORT_CMD_LINKDNRC)
1710 #define G_FW_PORT_CMD_LINKDNRC(x)       \
1711         (((x) >> S_FW_PORT_CMD_LINKDNRC) & M_FW_PORT_CMD_LINKDNRC)
1712
1713 #define S_FW_PORT_CMD_MODTYPE           0
1714 #define M_FW_PORT_CMD_MODTYPE           0x1f
1715 #define V_FW_PORT_CMD_MODTYPE(x)        ((x) << S_FW_PORT_CMD_MODTYPE)
1716 #define G_FW_PORT_CMD_MODTYPE(x)        \
1717         (((x) >> S_FW_PORT_CMD_MODTYPE) & M_FW_PORT_CMD_MODTYPE)
1718
1719 #define S_FW_PORT_CMD_LSTATUS32                31
1720 #define M_FW_PORT_CMD_LSTATUS32                0x1
1721 #define V_FW_PORT_CMD_LSTATUS32(x)     ((x) << S_FW_PORT_CMD_LSTATUS32)
1722 #define F_FW_PORT_CMD_LSTATUS32        V_FW_PORT_CMD_LSTATUS32(1U)
1723
1724 #define S_FW_PORT_CMD_LINKDNRC32       28
1725 #define M_FW_PORT_CMD_LINKDNRC32       0x7
1726 #define G_FW_PORT_CMD_LINKDNRC32(x)    \
1727         (((x) >> S_FW_PORT_CMD_LINKDNRC32) & M_FW_PORT_CMD_LINKDNRC32)
1728
1729 #define S_FW_PORT_CMD_MDIOCAP32                26
1730 #define M_FW_PORT_CMD_MDIOCAP32                0x1
1731 #define V_FW_PORT_CMD_MDIOCAP32(x)     ((x) << S_FW_PORT_CMD_MDIOCAP32)
1732 #define F_FW_PORT_CMD_MDIOCAP32        V_FW_PORT_CMD_MDIOCAP32(1U)
1733
1734 #define S_FW_PORT_CMD_MDIOADDR32       21
1735 #define M_FW_PORT_CMD_MDIOADDR32       0x1f
1736 #define G_FW_PORT_CMD_MDIOADDR32(x)    \
1737         (((x) >> S_FW_PORT_CMD_MDIOADDR32) & M_FW_PORT_CMD_MDIOADDR32)
1738
1739 #define S_FW_PORT_CMD_PORTTYPE32        13
1740 #define M_FW_PORT_CMD_PORTTYPE32        0xff
1741 #define G_FW_PORT_CMD_PORTTYPE32(x)     \
1742         (((x) >> S_FW_PORT_CMD_PORTTYPE32) & M_FW_PORT_CMD_PORTTYPE32)
1743
1744 #define S_FW_PORT_CMD_MODTYPE32                8
1745 #define M_FW_PORT_CMD_MODTYPE32                0x1f
1746 #define G_FW_PORT_CMD_MODTYPE32(x)     \
1747         (((x) >> S_FW_PORT_CMD_MODTYPE32) & M_FW_PORT_CMD_MODTYPE32)
1748
1749 /*
1750  * These are configured into the VPD and hence tools that generate
1751  * VPD may use this enumeration.
1752  * extPHY #lanes T4_I2C extI2C BP_Eq BP_ANEG Speed
1753  *
1754  * REMEMBER:
1755  * Update the Common Code t4_hw.c:t4_get_port_type_description()
1756  * with any new Firmware Port Technology Types!
1757  */
1758 enum fw_port_type {
1759         FW_PORT_TYPE_FIBER_XFI  =  0, /* Y, 1, N, Y, N, N, 10G */
1760         FW_PORT_TYPE_FIBER_XAUI =  1, /* Y, 4, N, Y, N, N, 10G */
1761         FW_PORT_TYPE_BT_SGMII   =  2, /* Y, 1, No, No, No, No, 1G/100M */
1762         FW_PORT_TYPE_BT_XFI     =  3, /* Y, 1, No, No, No, No, 10G */
1763         FW_PORT_TYPE_BT_XAUI    =  4, /* Y, 4, No, No, No, No, 10G/1G/100M? */
1764         FW_PORT_TYPE_KX4        =  5, /* No, 4, No, No, Yes, Yes, 10G */
1765         FW_PORT_TYPE_CX4        =  6, /* No, 4, No, No, No, No, 10G */
1766         FW_PORT_TYPE_KX         =  7, /* No, 1, No, No, Yes, No, 1G */
1767         FW_PORT_TYPE_KR         =  8, /* No, 1, No, No, Yes, Yes, 10G */
1768         FW_PORT_TYPE_SFP        =  9, /* No, 1, Yes, No, No, No, 10G */
1769         FW_PORT_TYPE_BP_AP      = 10,
1770         /* No, 1, No, No, Yes, Yes, 10G, BP ANGE */
1771         FW_PORT_TYPE_BP4_AP     = 11,
1772         /* No, 4, No, No, Yes, Yes, 10G, BP ANGE */
1773         FW_PORT_TYPE_QSFP_10G   = 12, /* No, 1, Yes, No, No, No, 10G */
1774         FW_PORT_TYPE_QSA        = 13, /* No, 1, Yes, No, No, No, 10G */
1775         FW_PORT_TYPE_QSFP       = 14, /* No, 4, Yes, No, No, No, 40G */
1776         FW_PORT_TYPE_BP40_BA    = 15,
1777         /* No, 4, No, No, Yes, Yes, 40G/10G/1G, BP ANGE */
1778         FW_PORT_TYPE_KR4_100G   = 16, /* No, 4, 100G/40G/25G, Backplane */
1779         FW_PORT_TYPE_CR4_QSFP   = 17, /* No, 4, 100G/40G/25G */
1780         FW_PORT_TYPE_CR_QSFP    = 18, /* No, 1, 25G Spider cable */
1781         FW_PORT_TYPE_CR2_QSFP   = 19, /* No, 2, 50G */
1782         FW_PORT_TYPE_SFP28      = 20, /* No, 1, 25G/10G/1G */
1783         FW_PORT_TYPE_KR_SFP28   = 21, /* No, 1, 25G/10G/1G using Backplane */
1784         FW_PORT_TYPE_NONE = M_FW_PORT_CMD_PTYPE
1785 };
1786
1787 /* These are read from module's EEPROM and determined once the
1788  * module is inserted.
1789  */
1790 enum fw_port_module_type {
1791         FW_PORT_MOD_TYPE_NA             = 0x0,
1792         FW_PORT_MOD_TYPE_LR             = 0x1,
1793         FW_PORT_MOD_TYPE_SR             = 0x2,
1794         FW_PORT_MOD_TYPE_ER             = 0x3,
1795         FW_PORT_MOD_TYPE_TWINAX_PASSIVE = 0x4,
1796         FW_PORT_MOD_TYPE_TWINAX_ACTIVE  = 0x5,
1797         FW_PORT_MOD_TYPE_LRM            = 0x6,
1798         FW_PORT_MOD_TYPE_ERROR          = M_FW_PORT_CMD_MODTYPE - 3,
1799         FW_PORT_MOD_TYPE_UNKNOWN        = M_FW_PORT_CMD_MODTYPE - 2,
1800         FW_PORT_MOD_TYPE_NOTSUPPORTED   = M_FW_PORT_CMD_MODTYPE - 1,
1801         FW_PORT_MOD_TYPE_NONE           = M_FW_PORT_CMD_MODTYPE
1802 };
1803
1804 /* used by FW and tools may use this to generate VPD */
1805 enum fw_port_mod_sub_type {
1806         FW_PORT_MOD_SUB_TYPE_NA,
1807         FW_PORT_MOD_SUB_TYPE_MV88E114X  = 0x1,
1808         FW_PORT_MOD_SUB_TYPE_TN8022     = 0x2,
1809         FW_PORT_MOD_SUB_TYPE_AQ1202     = 0x3,
1810         FW_PORT_MOD_SUB_TYPE_88x3120    = 0x4,
1811         FW_PORT_MOD_SUB_TYPE_BCM84834   = 0x5,
1812         FW_PORT_MOD_SUB_TYPE_BCM5482    = 0x6,
1813         FW_PORT_MOD_SUB_TYPE_BCM84856   = 0x7,
1814         FW_PORT_MOD_SUB_TYPE_BT_VSC8634 = 0x8,
1815
1816         /*
1817          * The following will never been in the VPD.  They are TWINAX cable
1818          * lengths decoded from SFP+ module i2c PROMs.  These should almost
1819          * certainly go somewhere else ...
1820          */
1821         FW_PORT_MOD_SUB_TYPE_TWINAX_1   = 0x9,
1822         FW_PORT_MOD_SUB_TYPE_TWINAX_3   = 0xA,
1823         FW_PORT_MOD_SUB_TYPE_TWINAX_5   = 0xB,
1824         FW_PORT_MOD_SUB_TYPE_TWINAX_7   = 0xC,
1825 };
1826
1827 /* link down reason codes (3b) */
1828 enum fw_port_link_dn_rc {
1829         FW_PORT_LINK_DN_RC_NONE,
1830         FW_PORT_LINK_DN_RC_REMFLT,      /* Remote fault detected */
1831         FW_PORT_LINK_DN_ANEG_F,         /* Auto-negotiation fault */
1832         FW_PORT_LINK_DN_RESERVED3,
1833         FW_PORT_LINK_DN_OVERHEAT,       /* Port overheated */
1834         FW_PORT_LINK_DN_UNKNOWN,        /* Unable to determine reason */
1835         FW_PORT_LINK_DN_RX_LOS,         /* No RX signal detected */
1836         FW_PORT_LINK_DN_RESERVED7
1837 };
1838
1839 /* port stats */
1840 #define FW_NUM_PORT_STATS 50
1841 #define FW_NUM_PORT_TX_STATS 23
1842 #define FW_NUM_PORT_RX_STATS 27
1843
1844 enum fw_port_stats_tx_index {
1845         FW_STAT_TX_PORT_BYTES_IX,
1846         FW_STAT_TX_PORT_FRAMES_IX,
1847         FW_STAT_TX_PORT_BCAST_IX,
1848         FW_STAT_TX_PORT_MCAST_IX,
1849         FW_STAT_TX_PORT_UCAST_IX,
1850         FW_STAT_TX_PORT_ERROR_IX,
1851         FW_STAT_TX_PORT_64B_IX,
1852         FW_STAT_TX_PORT_65B_127B_IX,
1853         FW_STAT_TX_PORT_128B_255B_IX,
1854         FW_STAT_TX_PORT_256B_511B_IX,
1855         FW_STAT_TX_PORT_512B_1023B_IX,
1856         FW_STAT_TX_PORT_1024B_1518B_IX,
1857         FW_STAT_TX_PORT_1519B_MAX_IX,
1858         FW_STAT_TX_PORT_DROP_IX,
1859         FW_STAT_TX_PORT_PAUSE_IX,
1860         FW_STAT_TX_PORT_PPP0_IX,
1861         FW_STAT_TX_PORT_PPP1_IX,
1862         FW_STAT_TX_PORT_PPP2_IX,
1863         FW_STAT_TX_PORT_PPP3_IX,
1864         FW_STAT_TX_PORT_PPP4_IX,
1865         FW_STAT_TX_PORT_PPP5_IX,
1866         FW_STAT_TX_PORT_PPP6_IX,
1867         FW_STAT_TX_PORT_PPP7_IX
1868 };
1869
1870 enum fw_port_stat_rx_index {
1871         FW_STAT_RX_PORT_BYTES_IX,
1872         FW_STAT_RX_PORT_FRAMES_IX,
1873         FW_STAT_RX_PORT_BCAST_IX,
1874         FW_STAT_RX_PORT_MCAST_IX,
1875         FW_STAT_RX_PORT_UCAST_IX,
1876         FW_STAT_RX_PORT_MTU_ERROR_IX,
1877         FW_STAT_RX_PORT_MTU_CRC_ERROR_IX,
1878         FW_STAT_RX_PORT_CRC_ERROR_IX,
1879         FW_STAT_RX_PORT_LEN_ERROR_IX,
1880         FW_STAT_RX_PORT_SYM_ERROR_IX,
1881         FW_STAT_RX_PORT_64B_IX,
1882         FW_STAT_RX_PORT_65B_127B_IX,
1883         FW_STAT_RX_PORT_128B_255B_IX,
1884         FW_STAT_RX_PORT_256B_511B_IX,
1885         FW_STAT_RX_PORT_512B_1023B_IX,
1886         FW_STAT_RX_PORT_1024B_1518B_IX,
1887         FW_STAT_RX_PORT_1519B_MAX_IX,
1888         FW_STAT_RX_PORT_PAUSE_IX,
1889         FW_STAT_RX_PORT_PPP0_IX,
1890         FW_STAT_RX_PORT_PPP1_IX,
1891         FW_STAT_RX_PORT_PPP2_IX,
1892         FW_STAT_RX_PORT_PPP3_IX,
1893         FW_STAT_RX_PORT_PPP4_IX,
1894         FW_STAT_RX_PORT_PPP5_IX,
1895         FW_STAT_RX_PORT_PPP6_IX,
1896         FW_STAT_RX_PORT_PPP7_IX,
1897         FW_STAT_RX_PORT_LESS_64B_IX
1898 };
1899
1900 struct fw_port_stats_cmd {
1901         __be32 op_to_portid;
1902         __be32 retval_len16;
1903         union fw_port_stats {
1904                 struct fw_port_stats_ctl {
1905                         __u8   nstats_bg_bm;
1906                         __u8   tx_ix;
1907                         __be16 r6;
1908                         __be32 r7;
1909                         __be64 stat0;
1910                         __be64 stat1;
1911                         __be64 stat2;
1912                         __be64 stat3;
1913                         __be64 stat4;
1914                         __be64 stat5;
1915                 } ctl;
1916                 struct fw_port_stats_all {
1917                         __be64 tx_bytes;
1918                         __be64 tx_frames;
1919                         __be64 tx_bcast;
1920                         __be64 tx_mcast;
1921                         __be64 tx_ucast;
1922                         __be64 tx_error;
1923                         __be64 tx_64b;
1924                         __be64 tx_65b_127b;
1925                         __be64 tx_128b_255b;
1926                         __be64 tx_256b_511b;
1927                         __be64 tx_512b_1023b;
1928                         __be64 tx_1024b_1518b;
1929                         __be64 tx_1519b_max;
1930                         __be64 tx_drop;
1931                         __be64 tx_pause;
1932                         __be64 tx_ppp0;
1933                         __be64 tx_ppp1;
1934                         __be64 tx_ppp2;
1935                         __be64 tx_ppp3;
1936                         __be64 tx_ppp4;
1937                         __be64 tx_ppp5;
1938                         __be64 tx_ppp6;
1939                         __be64 tx_ppp7;
1940                         __be64 rx_bytes;
1941                         __be64 rx_frames;
1942                         __be64 rx_bcast;
1943                         __be64 rx_mcast;
1944                         __be64 rx_ucast;
1945                         __be64 rx_mtu_error;
1946                         __be64 rx_mtu_crc_error;
1947                         __be64 rx_crc_error;
1948                         __be64 rx_len_error;
1949                         __be64 rx_sym_error;
1950                         __be64 rx_64b;
1951                         __be64 rx_65b_127b;
1952                         __be64 rx_128b_255b;
1953                         __be64 rx_256b_511b;
1954                         __be64 rx_512b_1023b;
1955                         __be64 rx_1024b_1518b;
1956                         __be64 rx_1519b_max;
1957                         __be64 rx_pause;
1958                         __be64 rx_ppp0;
1959                         __be64 rx_ppp1;
1960                         __be64 rx_ppp2;
1961                         __be64 rx_ppp3;
1962                         __be64 rx_ppp4;
1963                         __be64 rx_ppp5;
1964                         __be64 rx_ppp6;
1965                         __be64 rx_ppp7;
1966                         __be64 rx_less_64b;
1967                         __be64 rx_bg_drop;
1968                         __be64 rx_bg_trunc;
1969                 } all;
1970         } u;
1971 };
1972
1973 struct fw_rss_ind_tbl_cmd {
1974         __be32 op_to_viid;
1975         __be32 retval_len16;
1976         __be16 niqid;
1977         __be16 startidx;
1978         __be32 r3;
1979         __be32 iq0_to_iq2;
1980         __be32 iq3_to_iq5;
1981         __be32 iq6_to_iq8;
1982         __be32 iq9_to_iq11;
1983         __be32 iq12_to_iq14;
1984         __be32 iq15_to_iq17;
1985         __be32 iq18_to_iq20;
1986         __be32 iq21_to_iq23;
1987         __be32 iq24_to_iq26;
1988         __be32 iq27_to_iq29;
1989         __be32 iq30_iq31;
1990         __be32 r15_lo;
1991 };
1992
1993 #define S_FW_RSS_IND_TBL_CMD_VIID       0
1994 #define M_FW_RSS_IND_TBL_CMD_VIID       0xfff
1995 #define V_FW_RSS_IND_TBL_CMD_VIID(x)    ((x) << S_FW_RSS_IND_TBL_CMD_VIID)
1996 #define G_FW_RSS_IND_TBL_CMD_VIID(x)    \
1997         (((x) >> S_FW_RSS_IND_TBL_CMD_VIID) & M_FW_RSS_IND_TBL_CMD_VIID)
1998
1999 #define S_FW_RSS_IND_TBL_CMD_IQ0        20
2000 #define M_FW_RSS_IND_TBL_CMD_IQ0        0x3ff
2001 #define V_FW_RSS_IND_TBL_CMD_IQ0(x)     ((x) << S_FW_RSS_IND_TBL_CMD_IQ0)
2002 #define G_FW_RSS_IND_TBL_CMD_IQ0(x)     \
2003         (((x) >> S_FW_RSS_IND_TBL_CMD_IQ0) & M_FW_RSS_IND_TBL_CMD_IQ0)
2004
2005 #define S_FW_RSS_IND_TBL_CMD_IQ1        10
2006 #define M_FW_RSS_IND_TBL_CMD_IQ1        0x3ff
2007 #define V_FW_RSS_IND_TBL_CMD_IQ1(x)     ((x) << S_FW_RSS_IND_TBL_CMD_IQ1)
2008 #define G_FW_RSS_IND_TBL_CMD_IQ1(x)     \
2009         (((x) >> S_FW_RSS_IND_TBL_CMD_IQ1) & M_FW_RSS_IND_TBL_CMD_IQ1)
2010
2011 #define S_FW_RSS_IND_TBL_CMD_IQ2        0
2012 #define M_FW_RSS_IND_TBL_CMD_IQ2        0x3ff
2013 #define V_FW_RSS_IND_TBL_CMD_IQ2(x)     ((x) << S_FW_RSS_IND_TBL_CMD_IQ2)
2014 #define G_FW_RSS_IND_TBL_CMD_IQ2(x)     \
2015         (((x) >> S_FW_RSS_IND_TBL_CMD_IQ2) & M_FW_RSS_IND_TBL_CMD_IQ2)
2016
2017 struct fw_rss_glb_config_cmd {
2018         __be32 op_to_write;
2019         __be32 retval_len16;
2020         union fw_rss_glb_config {
2021                 struct fw_rss_glb_config_manual {
2022                         __be32 mode_pkd;
2023                         __be32 r3;
2024                         __be64 r4;
2025                         __be64 r5;
2026                 } manual;
2027                 struct fw_rss_glb_config_basicvirtual {
2028                         __be32 mode_keymode;
2029                         __be32 synmapen_to_hashtoeplitz;
2030                         __be64 r8;
2031                         __be64 r9;
2032                 } basicvirtual;
2033         } u;
2034 };
2035
2036 #define S_FW_RSS_GLB_CONFIG_CMD_MODE    28
2037 #define M_FW_RSS_GLB_CONFIG_CMD_MODE    0xf
2038 #define G_FW_RSS_GLB_CONFIG_CMD_MODE(x) \
2039         (((x) >> S_FW_RSS_GLB_CONFIG_CMD_MODE) & M_FW_RSS_GLB_CONFIG_CMD_MODE)
2040
2041 #define FW_RSS_GLB_CONFIG_CMD_MODE_BASICVIRTUAL 1
2042
2043 #define S_FW_RSS_GLB_CONFIG_CMD_SYNMAPEN 8
2044 #define V_FW_RSS_GLB_CONFIG_CMD_SYNMAPEN(x) \
2045         ((x) << S_FW_RSS_GLB_CONFIG_CMD_SYNMAPEN)
2046 #define F_FW_RSS_GLB_CONFIG_CMD_SYNMAPEN V_FW_RSS_GLB_CONFIG_CMD_SYNMAPEN(1U)
2047
2048 #define S_FW_RSS_GLB_CONFIG_CMD_SYN4TUPENIPV6 7
2049 #define V_FW_RSS_GLB_CONFIG_CMD_SYN4TUPENIPV6(x) \
2050         ((x) << S_FW_RSS_GLB_CONFIG_CMD_SYN4TUPENIPV6)
2051 #define F_FW_RSS_GLB_CONFIG_CMD_SYN4TUPENIPV6 \
2052         V_FW_RSS_GLB_CONFIG_CMD_SYN4TUPENIPV6(1U)
2053
2054 #define S_FW_RSS_GLB_CONFIG_CMD_SYN2TUPENIPV6 6
2055 #define V_FW_RSS_GLB_CONFIG_CMD_SYN2TUPENIPV6(x) \
2056         ((x) << S_FW_RSS_GLB_CONFIG_CMD_SYN2TUPENIPV6)
2057 #define F_FW_RSS_GLB_CONFIG_CMD_SYN2TUPENIPV6 \
2058         V_FW_RSS_GLB_CONFIG_CMD_SYN2TUPENIPV6(1U)
2059
2060 #define S_FW_RSS_GLB_CONFIG_CMD_SYN4TUPENIPV4 5
2061 #define V_FW_RSS_GLB_CONFIG_CMD_SYN4TUPENIPV4(x) \
2062         ((x) << S_FW_RSS_GLB_CONFIG_CMD_SYN4TUPENIPV4)
2063 #define F_FW_RSS_GLB_CONFIG_CMD_SYN4TUPENIPV4 \
2064         V_FW_RSS_GLB_CONFIG_CMD_SYN4TUPENIPV4(1U)
2065
2066 #define S_FW_RSS_GLB_CONFIG_CMD_SYN2TUPENIPV4 4
2067 #define V_FW_RSS_GLB_CONFIG_CMD_SYN2TUPENIPV4(x) \
2068         ((x) << S_FW_RSS_GLB_CONFIG_CMD_SYN2TUPENIPV4)
2069 #define F_FW_RSS_GLB_CONFIG_CMD_SYN2TUPENIPV4 \
2070         V_FW_RSS_GLB_CONFIG_CMD_SYN2TUPENIPV4(1U)
2071
2072 #define S_FW_RSS_GLB_CONFIG_CMD_OFDMAPEN 3
2073 #define V_FW_RSS_GLB_CONFIG_CMD_OFDMAPEN(x) \
2074         ((x) << S_FW_RSS_GLB_CONFIG_CMD_OFDMAPEN)
2075 #define F_FW_RSS_GLB_CONFIG_CMD_OFDMAPEN V_FW_RSS_GLB_CONFIG_CMD_OFDMAPEN(1U)
2076
2077 #define S_FW_RSS_GLB_CONFIG_CMD_TNLMAPEN 2
2078 #define V_FW_RSS_GLB_CONFIG_CMD_TNLMAPEN(x) \
2079         ((x) << S_FW_RSS_GLB_CONFIG_CMD_TNLMAPEN)
2080 #define F_FW_RSS_GLB_CONFIG_CMD_TNLMAPEN V_FW_RSS_GLB_CONFIG_CMD_TNLMAPEN(1U)
2081
2082 #define S_FW_RSS_GLB_CONFIG_CMD_TNLALLLKP 1
2083 #define V_FW_RSS_GLB_CONFIG_CMD_TNLALLLKP(x) \
2084         ((x) << S_FW_RSS_GLB_CONFIG_CMD_TNLALLLKP)
2085 #define F_FW_RSS_GLB_CONFIG_CMD_TNLALLLKP \
2086         V_FW_RSS_GLB_CONFIG_CMD_TNLALLLKP(1U)
2087
2088 #define S_FW_RSS_GLB_CONFIG_CMD_HASHTOEPLITZ 0
2089 #define V_FW_RSS_GLB_CONFIG_CMD_HASHTOEPLITZ(x) \
2090         ((x) << S_FW_RSS_GLB_CONFIG_CMD_HASHTOEPLITZ)
2091 #define F_FW_RSS_GLB_CONFIG_CMD_HASHTOEPLITZ \
2092         V_FW_RSS_GLB_CONFIG_CMD_HASHTOEPLITZ(1U)
2093
2094 struct fw_rss_vi_config_cmd {
2095         __be32 op_to_viid;
2096         __be32 retval_len16;
2097         union fw_rss_vi_config {
2098                 struct fw_rss_vi_config_manual {
2099                         __be64 r3;
2100                         __be64 r4;
2101                         __be64 r5;
2102                 } manual;
2103                 struct fw_rss_vi_config_basicvirtual {
2104                         __be32 r6;
2105                         __be32 defaultq_to_udpen;
2106                         __be64 r9;
2107                         __be64 r10;
2108                 } basicvirtual;
2109         } u;
2110 };
2111
2112 #define S_FW_RSS_VI_CONFIG_CMD_VIID     0
2113 #define M_FW_RSS_VI_CONFIG_CMD_VIID     0xfff
2114 #define V_FW_RSS_VI_CONFIG_CMD_VIID(x)  ((x) << S_FW_RSS_VI_CONFIG_CMD_VIID)
2115 #define G_FW_RSS_VI_CONFIG_CMD_VIID(x)  \
2116         (((x) >> S_FW_RSS_VI_CONFIG_CMD_VIID) & M_FW_RSS_VI_CONFIG_CMD_VIID)
2117
2118 #define S_FW_RSS_VI_CONFIG_CMD_DEFAULTQ         16
2119 #define M_FW_RSS_VI_CONFIG_CMD_DEFAULTQ         0x3ff
2120 #define V_FW_RSS_VI_CONFIG_CMD_DEFAULTQ(x)      \
2121         ((x) << S_FW_RSS_VI_CONFIG_CMD_DEFAULTQ)
2122 #define G_FW_RSS_VI_CONFIG_CMD_DEFAULTQ(x)      \
2123         (((x) >> S_FW_RSS_VI_CONFIG_CMD_DEFAULTQ) & \
2124          M_FW_RSS_VI_CONFIG_CMD_DEFAULTQ)
2125
2126 #define S_FW_RSS_VI_CONFIG_CMD_IP6FOURTUPEN     4
2127 #define M_FW_RSS_VI_CONFIG_CMD_IP6FOURTUPEN     0x1
2128 #define V_FW_RSS_VI_CONFIG_CMD_IP6FOURTUPEN(x)  \
2129         ((x) << S_FW_RSS_VI_CONFIG_CMD_IP6FOURTUPEN)
2130 #define G_FW_RSS_VI_CONFIG_CMD_IP6FOURTUPEN(x)  \
2131         (((x) >> S_FW_RSS_VI_CONFIG_CMD_IP6FOURTUPEN) & \
2132          M_FW_RSS_VI_CONFIG_CMD_IP6FOURTUPEN)
2133 #define F_FW_RSS_VI_CONFIG_CMD_IP6FOURTUPEN     \
2134         V_FW_RSS_VI_CONFIG_CMD_IP6FOURTUPEN(1U)
2135
2136 #define S_FW_RSS_VI_CONFIG_CMD_IP6TWOTUPEN      3
2137 #define M_FW_RSS_VI_CONFIG_CMD_IP6TWOTUPEN      0x1
2138 #define V_FW_RSS_VI_CONFIG_CMD_IP6TWOTUPEN(x)   \
2139         ((x) << S_FW_RSS_VI_CONFIG_CMD_IP6TWOTUPEN)
2140 #define G_FW_RSS_VI_CONFIG_CMD_IP6TWOTUPEN(x)   \
2141         (((x) >> S_FW_RSS_VI_CONFIG_CMD_IP6TWOTUPEN) & \
2142          M_FW_RSS_VI_CONFIG_CMD_IP6TWOTUPEN)
2143 #define F_FW_RSS_VI_CONFIG_CMD_IP6TWOTUPEN      \
2144         V_FW_RSS_VI_CONFIG_CMD_IP6TWOTUPEN(1U)
2145
2146 #define S_FW_RSS_VI_CONFIG_CMD_IP4FOURTUPEN     2
2147 #define M_FW_RSS_VI_CONFIG_CMD_IP4FOURTUPEN     0x1
2148 #define V_FW_RSS_VI_CONFIG_CMD_IP4FOURTUPEN(x)  \
2149         ((x) << S_FW_RSS_VI_CONFIG_CMD_IP4FOURTUPEN)
2150 #define G_FW_RSS_VI_CONFIG_CMD_IP4FOURTUPEN(x)  \
2151         (((x) >> S_FW_RSS_VI_CONFIG_CMD_IP4FOURTUPEN) & \
2152          M_FW_RSS_VI_CONFIG_CMD_IP4FOURTUPEN)
2153 #define F_FW_RSS_VI_CONFIG_CMD_IP4FOURTUPEN     \
2154         V_FW_RSS_VI_CONFIG_CMD_IP4FOURTUPEN(1U)
2155
2156 #define S_FW_RSS_VI_CONFIG_CMD_IP4TWOTUPEN      1
2157 #define M_FW_RSS_VI_CONFIG_CMD_IP4TWOTUPEN      0x1
2158 #define V_FW_RSS_VI_CONFIG_CMD_IP4TWOTUPEN(x)   \
2159         ((x) << S_FW_RSS_VI_CONFIG_CMD_IP4TWOTUPEN)
2160 #define G_FW_RSS_VI_CONFIG_CMD_IP4TWOTUPEN(x)   \
2161         (((x) >> S_FW_RSS_VI_CONFIG_CMD_IP4TWOTUPEN) & \
2162          M_FW_RSS_VI_CONFIG_CMD_IP4TWOTUPEN)
2163 #define F_FW_RSS_VI_CONFIG_CMD_IP4TWOTUPEN      \
2164         V_FW_RSS_VI_CONFIG_CMD_IP4TWOTUPEN(1U)
2165
2166 #define S_FW_RSS_VI_CONFIG_CMD_UDPEN    0
2167 #define M_FW_RSS_VI_CONFIG_CMD_UDPEN    0x1
2168 #define V_FW_RSS_VI_CONFIG_CMD_UDPEN(x) ((x) << S_FW_RSS_VI_CONFIG_CMD_UDPEN)
2169 #define G_FW_RSS_VI_CONFIG_CMD_UDPEN(x) \
2170         (((x) >> S_FW_RSS_VI_CONFIG_CMD_UDPEN) & M_FW_RSS_VI_CONFIG_CMD_UDPEN)
2171 #define F_FW_RSS_VI_CONFIG_CMD_UDPEN    V_FW_RSS_VI_CONFIG_CMD_UDPEN(1U)
2172
2173 struct fw_clip_cmd {
2174         __be32 op_to_write;
2175         __be32 alloc_to_len16;
2176         __be64 ip_hi;
2177         __be64 ip_lo;
2178         __be32 r4[2];
2179 };
2180
2181 #define S_FW_CLIP_CMD_ALLOC             31
2182 #define V_FW_CLIP_CMD_ALLOC(x)          ((x) << S_FW_CLIP_CMD_ALLOC)
2183 #define F_FW_CLIP_CMD_ALLOC             V_FW_CLIP_CMD_ALLOC(1U)
2184
2185 #define S_FW_CLIP_CMD_FREE              30
2186 #define V_FW_CLIP_CMD_FREE(x)           ((x) << S_FW_CLIP_CMD_FREE)
2187 #define F_FW_CLIP_CMD_FREE              V_FW_CLIP_CMD_FREE(1U)
2188
2189 /******************************************************************************
2190  *   D E B U G   C O M M A N D s
2191  ******************************************************/
2192
2193 struct fw_debug_cmd {
2194         __be32 op_type;
2195         __be32 len16_pkd;
2196         union fw_debug {
2197                 struct fw_debug_assert {
2198                         __be32 fcid;
2199                         __be32 line;
2200                         __be32 x;
2201                         __be32 y;
2202                         __u8   filename_0_7[8];
2203                         __u8   filename_8_15[8];
2204                         __be64 r3;
2205                 } assert;
2206                 struct fw_debug_prt {
2207                         __be16 dprtstridx;
2208                         __be16 r3[3];
2209                         __be32 dprtstrparam0;
2210                         __be32 dprtstrparam1;
2211                         __be32 dprtstrparam2;
2212                         __be32 dprtstrparam3;
2213                 } prt;
2214         } u;
2215 };
2216
2217 #define S_FW_DEBUG_CMD_TYPE     0
2218 #define M_FW_DEBUG_CMD_TYPE     0xff
2219 #define V_FW_DEBUG_CMD_TYPE(x)  ((x) << S_FW_DEBUG_CMD_TYPE)
2220 #define G_FW_DEBUG_CMD_TYPE(x)  \
2221         (((x) >> S_FW_DEBUG_CMD_TYPE) & M_FW_DEBUG_CMD_TYPE)
2222
2223 /******************************************************************************
2224  *   P C I E   F W   R E G I S T E R
2225  **************************************/
2226
2227 /*
2228  * Register definitions for the PCIE_FW register which the firmware uses
2229  * to retain status across RESETs.  This register should be considered
2230  * as a READ-ONLY register for Host Software and only to be used to
2231  * track firmware initialization/error state, etc.
2232  */
2233 #define S_PCIE_FW_ERR           31
2234 #define M_PCIE_FW_ERR           0x1
2235 #define V_PCIE_FW_ERR(x)        ((x) << S_PCIE_FW_ERR)
2236 #define G_PCIE_FW_ERR(x)        (((x) >> S_PCIE_FW_ERR) & M_PCIE_FW_ERR)
2237 #define F_PCIE_FW_ERR           V_PCIE_FW_ERR(1U)
2238
2239 #define S_PCIE_FW_INIT          30
2240 #define M_PCIE_FW_INIT          0x1
2241 #define V_PCIE_FW_INIT(x)       ((x) << S_PCIE_FW_INIT)
2242 #define G_PCIE_FW_INIT(x)       (((x) >> S_PCIE_FW_INIT) & M_PCIE_FW_INIT)
2243 #define F_PCIE_FW_INIT          V_PCIE_FW_INIT(1U)
2244
2245 #define S_PCIE_FW_HALT          29
2246 #define M_PCIE_FW_HALT          0x1
2247 #define V_PCIE_FW_HALT(x)       ((x) << S_PCIE_FW_HALT)
2248 #define G_PCIE_FW_HALT(x)       (((x) >> S_PCIE_FW_HALT) & M_PCIE_FW_HALT)
2249 #define F_PCIE_FW_HALT          V_PCIE_FW_HALT(1U)
2250
2251 #define S_PCIE_FW_EVAL          24
2252 #define M_PCIE_FW_EVAL          0x7
2253 #define V_PCIE_FW_EVAL(x)       ((x) << S_PCIE_FW_EVAL)
2254 #define G_PCIE_FW_EVAL(x)       (((x) >> S_PCIE_FW_EVAL) & M_PCIE_FW_EVAL)
2255
2256 #define S_PCIE_FW_MASTER_VLD    15
2257 #define M_PCIE_FW_MASTER_VLD    0x1
2258 #define V_PCIE_FW_MASTER_VLD(x) ((x) << S_PCIE_FW_MASTER_VLD)
2259 #define G_PCIE_FW_MASTER_VLD(x) \
2260         (((x) >> S_PCIE_FW_MASTER_VLD) & M_PCIE_FW_MASTER_VLD)
2261 #define F_PCIE_FW_MASTER_VLD    V_PCIE_FW_MASTER_VLD(1U)
2262
2263 #define S_PCIE_FW_MASTER        12
2264 #define M_PCIE_FW_MASTER        0x7
2265 #define V_PCIE_FW_MASTER(x)     ((x) << S_PCIE_FW_MASTER)
2266 #define G_PCIE_FW_MASTER(x)     (((x) >> S_PCIE_FW_MASTER) & M_PCIE_FW_MASTER)
2267
2268 /******************************************************************************
2269  *   B I N A R Y   H E A D E R   F O R M A T
2270  **********************************************/
2271
2272 /*
2273  * firmware binary header format
2274  */
2275 struct fw_hdr {
2276         __u8    ver;
2277         __u8    chip;                   /* terminator chip family */
2278         __be16  len512;                 /* bin length in units of 512-bytes */
2279         __be32  fw_ver;                 /* firmware version */
2280         __be32  tp_microcode_ver;       /* tcp processor microcode version */
2281         __u8    intfver_nic;
2282         __u8    intfver_vnic;
2283         __u8    intfver_ofld;
2284         __u8    intfver_ri;
2285         __u8    intfver_iscsipdu;
2286         __u8    intfver_iscsi;
2287         __u8    intfver_fcoepdu;
2288         __u8    intfver_fcoe;
2289         __u32   reserved2;
2290         __u32   reserved3;
2291         __u32   magic;                  /* runtime or bootstrap fw */
2292         __be32  flags;
2293         __be32  reserved6[23];
2294 };
2295
2296 #define S_FW_HDR_FW_VER_MAJOR   24
2297 #define M_FW_HDR_FW_VER_MAJOR   0xff
2298 #define V_FW_HDR_FW_VER_MAJOR(x) \
2299         ((x) << S_FW_HDR_FW_VER_MAJOR)
2300 #define G_FW_HDR_FW_VER_MAJOR(x) \
2301         (((x) >> S_FW_HDR_FW_VER_MAJOR) & M_FW_HDR_FW_VER_MAJOR)
2302
2303 #define S_FW_HDR_FW_VER_MINOR   16
2304 #define M_FW_HDR_FW_VER_MINOR   0xff
2305 #define V_FW_HDR_FW_VER_MINOR(x) \
2306         ((x) << S_FW_HDR_FW_VER_MINOR)
2307 #define G_FW_HDR_FW_VER_MINOR(x) \
2308         (((x) >> S_FW_HDR_FW_VER_MINOR) & M_FW_HDR_FW_VER_MINOR)
2309
2310 #define S_FW_HDR_FW_VER_MICRO   8
2311 #define M_FW_HDR_FW_VER_MICRO   0xff
2312 #define V_FW_HDR_FW_VER_MICRO(x) \
2313         ((x) << S_FW_HDR_FW_VER_MICRO)
2314 #define G_FW_HDR_FW_VER_MICRO(x) \
2315         (((x) >> S_FW_HDR_FW_VER_MICRO) & M_FW_HDR_FW_VER_MICRO)
2316
2317 #define S_FW_HDR_FW_VER_BUILD   0
2318 #define M_FW_HDR_FW_VER_BUILD   0xff
2319 #define V_FW_HDR_FW_VER_BUILD(x) \
2320         ((x) << S_FW_HDR_FW_VER_BUILD)
2321 #define G_FW_HDR_FW_VER_BUILD(x) \
2322         (((x) >> S_FW_HDR_FW_VER_BUILD) & M_FW_HDR_FW_VER_BUILD)
2323
2324 #endif /* _T4FW_INTERFACE_H_ */