net/hns3: fix use of command status enumeration
[dpdk.git] / drivers / net / hns3 / hns3_cmd.h
1 /* SPDX-License-Identifier: BSD-3-Clause
2  * Copyright(c) 2018-2021 HiSilicon Limited.
3  */
4
5 #ifndef _HNS3_CMD_H_
6 #define _HNS3_CMD_H_
7
8 #include <stdint.h>
9
10 #define HNS3_CMDQ_TX_TIMEOUT            30000
11 #define HNS3_CMDQ_CLEAR_WAIT_TIME       200
12 #define HNS3_CMDQ_RX_INVLD_B            0
13 #define HNS3_CMDQ_RX_OUTVLD_B           1
14 #define HNS3_CMD_DESC_ALIGNMENT         4096
15 #define HNS3_CMD_FLAG_NEXT              BIT(2)
16
17 struct hns3_hw;
18
19 #define HNS3_CMD_DESC_DATA_NUM  6
20 struct hns3_cmd_desc {
21         uint16_t opcode;
22         uint16_t flag;
23         uint16_t retval;
24         uint16_t rsv;
25         uint32_t data[HNS3_CMD_DESC_DATA_NUM];
26 };
27
28 struct hns3_cmq_ring {
29         uint64_t desc_dma_addr;
30         struct hns3_cmd_desc *desc;
31         struct hns3_hw *hw;
32
33         uint16_t buf_size;
34         uint16_t desc_num;       /* max number of cmq descriptor */
35         uint32_t next_to_use;
36         uint32_t next_to_clean;
37         uint8_t ring_type;       /* cmq ring type */
38         rte_spinlock_t lock;     /* Command queue lock */
39
40         const void *zone;        /* memory zone */
41 };
42
43 enum hns3_cmd_return_status {
44         HNS3_CMD_EXEC_SUCCESS   = 0,
45         HNS3_CMD_NO_AUTH        = 1,
46         HNS3_CMD_NOT_SUPPORTED  = 2,
47         HNS3_CMD_QUEUE_FULL     = 3,
48         HNS3_CMD_NEXT_ERR       = 4,
49         HNS3_CMD_UNEXE_ERR      = 5,
50         HNS3_CMD_PARA_ERR       = 6,
51         HNS3_CMD_RESULT_ERR     = 7,
52         HNS3_CMD_TIMEOUT        = 8,
53         HNS3_CMD_HILINK_ERR     = 9,
54         HNS3_CMD_QUEUE_ILLEGAL  = 10,
55         HNS3_CMD_INVALID        = 11,
56         HNS3_CMD_ROH_CHECK_FAIL = 12
57 };
58
59 struct hns3_misc_vector {
60         uint8_t *addr;
61         int vector_irq;
62 };
63
64 struct hns3_cmq {
65         struct hns3_cmq_ring csq;
66         struct hns3_cmq_ring crq;
67         uint16_t tx_timeout;
68         enum hns3_cmd_return_status last_status;
69 };
70
71 enum hns3_opcode_type {
72         /* Generic commands */
73         HNS3_OPC_QUERY_FW_VER           = 0x0001,
74         HNS3_OPC_CFG_RST_TRIGGER        = 0x0020,
75         HNS3_OPC_GBL_RST_STATUS         = 0x0021,
76         HNS3_OPC_QUERY_FUNC_STATUS      = 0x0022,
77         HNS3_OPC_QUERY_PF_RSRC          = 0x0023,
78         HNS3_OPC_QUERY_VF_RSRC          = 0x0024,
79         HNS3_OPC_GET_CFG_PARAM          = 0x0025,
80         HNS3_OPC_PF_RST_DONE            = 0x0026,
81
82         HNS3_OPC_STATS_64_BIT           = 0x0030,
83         HNS3_OPC_STATS_32_BIT           = 0x0031,
84         HNS3_OPC_STATS_MAC              = 0x0032,
85         HNS3_OPC_QUERY_MAC_REG_NUM      = 0x0033,
86         HNS3_OPC_STATS_MAC_ALL          = 0x0034,
87
88         HNS3_OPC_QUERY_REG_NUM          = 0x0040,
89         HNS3_OPC_QUERY_32_BIT_REG       = 0x0041,
90         HNS3_OPC_QUERY_64_BIT_REG       = 0x0042,
91         HNS3_OPC_DFX_BD_NUM             = 0x0043,
92         HNS3_OPC_DFX_BIOS_COMMON_REG    = 0x0044,
93         HNS3_OPC_DFX_SSU_REG_0          = 0x0045,
94         HNS3_OPC_DFX_SSU_REG_1          = 0x0046,
95         HNS3_OPC_DFX_IGU_EGU_REG        = 0x0047,
96         HNS3_OPC_DFX_RPU_REG_0          = 0x0048,
97         HNS3_OPC_DFX_RPU_REG_1          = 0x0049,
98         HNS3_OPC_DFX_NCSI_REG           = 0x004A,
99         HNS3_OPC_DFX_RTC_REG            = 0x004B,
100         HNS3_OPC_DFX_PPP_REG            = 0x004C,
101         HNS3_OPC_DFX_RCB_REG            = 0x004D,
102         HNS3_OPC_DFX_TQP_REG            = 0x004E,
103         HNS3_OPC_DFX_SSU_REG_2          = 0x004F,
104
105         HNS3_OPC_QUERY_DEV_SPECS        = 0x0050,
106
107         HNS3_OPC_SSU_DROP_REG           = 0x0065,
108
109         /* MAC command */
110         HNS3_OPC_CONFIG_MAC_MODE        = 0x0301,
111         HNS3_OPC_QUERY_LINK_STATUS      = 0x0307,
112         HNS3_OPC_CONFIG_MAX_FRM_SIZE    = 0x0308,
113         HNS3_OPC_CONFIG_SPEED_DUP       = 0x0309,
114         HNS3_OPC_QUERY_MAC_TNL_INT      = 0x0310,
115         HNS3_OPC_MAC_TNL_INT_EN         = 0x0311,
116         HNS3_OPC_CLEAR_MAC_TNL_INT      = 0x0312,
117         HNS3_OPC_CONFIG_FEC_MODE        = 0x031A,
118
119         /* PTP command */
120         HNS3_OPC_PTP_INT_EN             = 0x0501,
121         HNS3_OPC_CFG_PTP_MODE           = 0x0507,
122
123         /* PFC/Pause commands */
124         HNS3_OPC_CFG_MAC_PAUSE_EN       = 0x0701,
125         HNS3_OPC_CFG_PFC_PAUSE_EN       = 0x0702,
126         HNS3_OPC_CFG_MAC_PARA           = 0x0703,
127         HNS3_OPC_CFG_PFC_PARA           = 0x0704,
128         HNS3_OPC_QUERY_MAC_TX_PKT_CNT   = 0x0705,
129         HNS3_OPC_QUERY_MAC_RX_PKT_CNT   = 0x0706,
130         HNS3_OPC_QUERY_PFC_TX_PKT_CNT   = 0x0707,
131         HNS3_OPC_QUERY_PFC_RX_PKT_CNT   = 0x0708,
132         HNS3_OPC_PRI_TO_TC_MAPPING      = 0x0709,
133         HNS3_OPC_QOS_MAP                = 0x070A,
134
135         /* ETS/scheduler commands */
136         HNS3_OPC_TM_PG_TO_PRI_LINK      = 0x0804,
137         HNS3_OPC_TM_QS_TO_PRI_LINK      = 0x0805,
138         HNS3_OPC_TM_NQ_TO_QS_LINK       = 0x0806,
139         HNS3_OPC_TM_RQ_TO_QS_LINK       = 0x0807,
140         HNS3_OPC_TM_PORT_WEIGHT         = 0x0808,
141         HNS3_OPC_TM_PG_WEIGHT           = 0x0809,
142         HNS3_OPC_TM_QS_WEIGHT           = 0x080A,
143         HNS3_OPC_TM_PRI_WEIGHT          = 0x080B,
144         HNS3_OPC_TM_PRI_C_SHAPPING      = 0x080C,
145         HNS3_OPC_TM_PRI_P_SHAPPING      = 0x080D,
146         HNS3_OPC_TM_PG_C_SHAPPING       = 0x080E,
147         HNS3_OPC_TM_PG_P_SHAPPING       = 0x080F,
148         HNS3_OPC_TM_PORT_SHAPPING       = 0x0810,
149         HNS3_OPC_TM_PG_SCH_MODE_CFG     = 0x0812,
150         HNS3_OPC_TM_PRI_SCH_MODE_CFG    = 0x0813,
151         HNS3_OPC_TM_QS_SCH_MODE_CFG     = 0x0814,
152         HNS3_OPC_TM_BP_TO_QSET_MAPPING  = 0x0815,
153         HNS3_OPC_ETS_TC_WEIGHT          = 0x0843,
154         HNS3_OPC_QSET_DFX_STS           = 0x0844,
155         HNS3_OPC_PRI_DFX_STS            = 0x0845,
156         HNS3_OPC_PG_DFX_STS             = 0x0846,
157         HNS3_OPC_PORT_DFX_STS           = 0x0847,
158         HNS3_OPC_SCH_NQ_CNT             = 0x0848,
159         HNS3_OPC_SCH_RQ_CNT             = 0x0849,
160         HNS3_OPC_TM_INTERNAL_STS        = 0x0850,
161         HNS3_OPC_TM_INTERNAL_CNT        = 0x0851,
162         HNS3_OPC_TM_INTERNAL_STS_1      = 0x0852,
163
164         /* Mailbox cmd */
165         HNS3_OPC_MBX_VF_TO_PF           = 0x2001,
166
167         /* Packet buffer allocate commands */
168         HNS3_OPC_TX_BUFF_ALLOC          = 0x0901,
169         HNS3_OPC_RX_PRIV_BUFF_ALLOC     = 0x0902,
170         HNS3_OPC_RX_PRIV_WL_ALLOC       = 0x0903,
171         HNS3_OPC_RX_COM_THRD_ALLOC      = 0x0904,
172         HNS3_OPC_RX_COM_WL_ALLOC        = 0x0905,
173
174         /* TQP management command */
175         HNS3_OPC_SET_TQP_MAP            = 0x0A01,
176
177         /* TQP commands */
178         HNS3_OPC_QUERY_TX_STATUS        = 0x0B03,
179         HNS3_OPC_QUERY_RX_STATUS        = 0x0B13,
180         HNS3_OPC_CFG_COM_TQP_QUEUE      = 0x0B20,
181         HNS3_OPC_RESET_TQP_QUEUE        = 0x0B22,
182         HNS3_OPC_RESET_TQP_QUEUE_INDEP  = 0x0B23,
183
184         /* TSO command */
185         HNS3_OPC_TSO_GENERIC_CONFIG     = 0x0C01,
186         HNS3_OPC_GRO_GENERIC_CONFIG     = 0x0C10,
187
188         /* RSS commands */
189         HNS3_OPC_RSS_GENERIC_CONFIG     = 0x0D01,
190         HNS3_OPC_RSS_INPUT_TUPLE        = 0x0D02,
191         HNS3_OPC_RSS_INDIR_TABLE        = 0x0D07,
192         HNS3_OPC_RSS_TC_MODE            = 0x0D08,
193
194         /* Promisuous mode command */
195         HNS3_OPC_CFG_PROMISC_MODE       = 0x0E01,
196
197         /* Vlan offload commands */
198         HNS3_OPC_VLAN_PORT_TX_CFG       = 0x0F01,
199         HNS3_OPC_VLAN_PORT_RX_CFG       = 0x0F02,
200
201         /* MAC commands */
202         HNS3_OPC_MAC_VLAN_ADD           = 0x1000,
203         HNS3_OPC_MAC_VLAN_REMOVE        = 0x1001,
204         HNS3_OPC_MAC_VLAN_TYPE_ID       = 0x1002,
205         HNS3_OPC_MAC_VLAN_INSERT        = 0x1003,
206         HNS3_OPC_MAC_VLAN_ALLOCATE      = 0x1004,
207         HNS3_OPC_MAC_ETHTYPE_ADD        = 0x1010,
208
209         /* VLAN commands */
210         HNS3_OPC_VLAN_FILTER_CTRL       = 0x1100,
211         HNS3_OPC_VLAN_FILTER_PF_CFG     = 0x1101,
212         HNS3_OPC_VLAN_FILTER_VF_CFG     = 0x1102,
213
214         /* Flow Director command */
215         HNS3_OPC_FD_MODE_CTRL           = 0x1200,
216         HNS3_OPC_FD_GET_ALLOCATION      = 0x1201,
217         HNS3_OPC_FD_KEY_CONFIG          = 0x1202,
218         HNS3_OPC_FD_TCAM_OP             = 0x1203,
219         HNS3_OPC_FD_AD_OP               = 0x1204,
220         HNS3_OPC_FD_COUNTER_OP          = 0x1205,
221
222         /* Clear hardware state command */
223         HNS3_OPC_CLEAR_HW_STATE         = 0x700B,
224
225         /* Firmware stats command */
226         HNS3_OPC_FIRMWARE_COMPAT_CFG    = 0x701A,
227         /* Firmware control phy command */
228         HNS3_OPC_PHY_PARAM_CFG          = 0x7025,
229
230         /* SFP command */
231         HNS3_OPC_GET_SFP_EEPROM         = 0x7100,
232         HNS3_OPC_GET_SFP_EXIST          = 0x7101,
233         HNS3_OPC_SFP_GET_SPEED          = 0x7104,
234
235         /* Interrupts commands */
236         HNS3_OPC_ADD_RING_TO_VECTOR     = 0x1503,
237         HNS3_OPC_DEL_RING_TO_VECTOR     = 0x1504,
238
239         /* Error INT commands */
240         HNS3_OPC_MAC_COMMON_INT_EN              = 0x030E,
241         HNS3_OPC_TM_SCH_ECC_INT_EN              = 0x0829,
242         HNS3_OPC_SSU_ECC_INT_CMD                = 0x0989,
243         HNS3_OPC_SSU_COMMON_INT_CMD             = 0x098C,
244         HNS3_OPC_PPU_MPF_ECC_INT_CMD            = 0x0B40,
245         HNS3_OPC_PPU_MPF_OTHER_INT_CMD          = 0x0B41,
246         HNS3_OPC_PPU_PF_OTHER_INT_CMD           = 0x0B42,
247         HNS3_OPC_COMMON_ECC_INT_CFG             = 0x1505,
248         HNS3_OPC_QUERY_RAS_INT_STS_BD_NUM       = 0x1510,
249         HNS3_OPC_QUERY_CLEAR_MPF_RAS_INT        = 0x1511,
250         HNS3_OPC_QUERY_CLEAR_PF_RAS_INT         = 0x1512,
251         HNS3_OPC_QUERY_MSIX_INT_STS_BD_NUM      = 0x1513,
252         HNS3_OPC_QUERY_CLEAR_ALL_MPF_MSIX_INT   = 0x1514,
253         HNS3_OPC_QUERY_CLEAR_ALL_PF_MSIX_INT    = 0x1515,
254         HNS3_OPC_IGU_EGU_TNL_INT_EN             = 0x1803,
255         HNS3_OPC_IGU_COMMON_INT_EN              = 0x1806,
256         HNS3_OPC_TM_QCN_MEM_INT_CFG             = 0x1A14,
257         HNS3_OPC_PPP_CMD0_INT_CMD               = 0x2100,
258         HNS3_OPC_PPP_CMD1_INT_CMD               = 0x2101,
259         HNS3_OPC_NCSI_INT_EN                    = 0x2401,
260 };
261
262 #define HNS3_CMD_FLAG_IN        BIT(0)
263 #define HNS3_CMD_FLAG_OUT       BIT(1)
264 #define HNS3_CMD_FLAG_NEXT      BIT(2)
265 #define HNS3_CMD_FLAG_WR        BIT(3)
266 #define HNS3_CMD_FLAG_NO_INTR   BIT(4)
267 #define HNS3_CMD_FLAG_ERR_INTR  BIT(5)
268
269 #define HNS3_MPF_RAS_INT_MIN_BD_NUM     10
270 #define HNS3_PF_RAS_INT_MIN_BD_NUM      4
271 #define HNS3_MPF_MSIX_INT_MIN_BD_NUM    10
272 #define HNS3_PF_MSIX_INT_MIN_BD_NUM     4
273
274 #define HNS3_BUF_SIZE_UNIT      256
275 #define HNS3_BUF_MUL_BY         2
276 #define HNS3_BUF_DIV_BY         2
277 #define NEED_RESERVE_TC_NUM     2
278 #define BUF_MAX_PERCENT         100
279 #define BUF_RESERVE_PERCENT     90
280
281 #define HNS3_MAX_TC_NUM         8
282 #define HNS3_TC0_PRI_BUF_EN_B   15 /* Bit 15 indicate enable or not */
283 #define HNS3_BUF_UNIT_S         7  /* Buf size is united by 128 bytes */
284 #define HNS3_TX_BUFF_RSV_NUM    8
285 struct hns3_tx_buff_alloc_cmd {
286         uint16_t tx_pkt_buff[HNS3_MAX_TC_NUM];
287         uint8_t tx_buff_rsv[HNS3_TX_BUFF_RSV_NUM];
288 };
289
290 struct hns3_rx_priv_buff_cmd {
291         uint16_t buf_num[HNS3_MAX_TC_NUM];
292         uint16_t shared_buf;
293         uint8_t rsv[6];
294 };
295
296 #define HNS3_FW_VERSION_BYTE3_S         24
297 #define HNS3_FW_VERSION_BYTE3_M         GENMASK(31, 24)
298 #define HNS3_FW_VERSION_BYTE2_S         16
299 #define HNS3_FW_VERSION_BYTE2_M         GENMASK(23, 16)
300 #define HNS3_FW_VERSION_BYTE1_S         8
301 #define HNS3_FW_VERSION_BYTE1_M         GENMASK(15, 8)
302 #define HNS3_FW_VERSION_BYTE0_S         0
303 #define HNS3_FW_VERSION_BYTE0_M         GENMASK(7, 0)
304
305 enum HNS3_CAPS_BITS {
306         HNS3_CAPS_UDP_GSO_B,
307         HNS3_CAPS_ATR_B,
308         HNS3_CAPS_FD_QUEUE_REGION_B,
309         HNS3_CAPS_PTP_B,
310         HNS3_CAPS_INT_QL_B,
311         HNS3_CAPS_SIMPLE_BD_B,
312         HNS3_CAPS_TX_PUSH_B,
313         HNS3_CAPS_PHY_IMP_B,
314         HNS3_CAPS_TQP_TXRX_INDEP_B,
315         HNS3_CAPS_HW_PAD_B,
316         HNS3_CAPS_STASH_B,
317         HNS3_CAPS_UDP_TUNNEL_CSUM_B,
318         HNS3_CAPS_RAS_IMP_B,
319         HNS3_CAPS_FEC_B,
320         HNS3_CAPS_PAUSE_B,
321         HNS3_CAPS_RXD_ADV_LAYOUT_B,
322 };
323
324 enum HNS3_API_CAP_BITS {
325         HNS3_API_CAP_FLEX_RSS_TBL_B,
326 };
327
328 #define HNS3_QUERY_CAP_LENGTH           3
329 struct hns3_query_version_cmd {
330         uint32_t firmware;
331         uint32_t hardware;
332         uint32_t api_caps;
333         uint32_t caps[HNS3_QUERY_CAP_LENGTH]; /* capabilities of device */
334 };
335
336 #define HNS3_RX_PRIV_EN_B       15
337 #define HNS3_TC_NUM_ONE_DESC    4
338 struct hns3_priv_wl {
339         uint16_t high;
340         uint16_t low;
341 };
342
343 struct hns3_rx_priv_wl_buf {
344         struct hns3_priv_wl tc_wl[HNS3_TC_NUM_ONE_DESC];
345 };
346
347 struct hns3_rx_com_thrd {
348         struct hns3_priv_wl com_thrd[HNS3_TC_NUM_ONE_DESC];
349 };
350
351 struct hns3_rx_com_wl {
352         struct hns3_priv_wl com_wl;
353 };
354
355 struct hns3_waterline {
356         uint32_t low;
357         uint32_t high;
358 };
359
360 struct hns3_tc_thrd {
361         uint32_t low;
362         uint32_t high;
363 };
364
365 struct hns3_priv_buf {
366         struct hns3_waterline wl; /* Waterline for low and high */
367         uint32_t buf_size;        /* TC private buffer size */
368         uint32_t tx_buf_size;
369         uint32_t enable;          /* Enable TC private buffer or not */
370 };
371
372 struct hns3_shared_buf {
373         struct hns3_waterline self;
374         struct hns3_tc_thrd tc_thrd[HNS3_MAX_TC_NUM];
375         uint32_t buf_size;
376 };
377
378 struct hns3_pkt_buf_alloc {
379         struct hns3_priv_buf priv_buf[HNS3_MAX_TC_NUM];
380         struct hns3_shared_buf s_buf;
381 };
382
383 #define HNS3_RX_COM_WL_EN_B     15
384 struct hns3_rx_com_wl_buf_cmd {
385         uint16_t high_wl;
386         uint16_t low_wl;
387         uint8_t rsv[20];
388 };
389
390 #define HNS3_RX_PKT_EN_B        15
391 struct hns3_rx_pkt_buf_cmd {
392         uint16_t high_pkt;
393         uint16_t low_pkt;
394         uint8_t rsv[20];
395 };
396
397 #define HNS3_PF_STATE_DONE_B    0
398 #define HNS3_PF_STATE_MAIN_B    1
399 #define HNS3_PF_STATE_BOND_B    2
400 #define HNS3_PF_STATE_MAC_N_B   6
401 #define HNS3_PF_MAC_NUM_MASK    0x3
402 #define HNS3_PF_STATE_MAIN      BIT(HNS3_PF_STATE_MAIN_B)
403 #define HNS3_PF_STATE_DONE      BIT(HNS3_PF_STATE_DONE_B)
404 #define HNS3_VF_RST_STATE_NUM   4
405 struct hns3_func_status_cmd {
406         uint32_t vf_rst_state[HNS3_VF_RST_STATE_NUM];
407         uint8_t pf_state;
408         uint8_t mac_id;
409         uint8_t rsv1;
410         uint8_t pf_cnt_in_mac;
411         uint8_t pf_num;
412         uint8_t vf_num;
413         uint8_t rsv[2];
414 };
415
416 #define HNS3_PF_VEC_NUM_S       0
417 #define HNS3_PF_VEC_NUM_M       GENMASK(15, 0)
418 #define HNS3_MIN_VECTOR_NUM     2 /* one for msi-x, another for IO */
419 struct hns3_pf_res_cmd {
420         uint16_t tqp_num;
421         uint16_t buf_size;
422         uint16_t msixcap_localid_ba_nic;
423         uint16_t nic_pf_intr_vector_number;
424         uint16_t roce_pf_intr_vector_number;
425         uint16_t pf_own_fun_number;
426         uint16_t tx_buf_size;
427         uint16_t dv_buf_size;
428         /* number of queues that exceed 1024 */
429         uint16_t ext_tqp_num;
430         uint16_t roh_pf_intr_vector_number;
431         uint32_t rsv[1];
432 };
433
434 #define HNS3_VF_VEC_NUM_S       0
435 #define HNS3_VF_VEC_NUM_M       GENMASK(7, 0)
436 struct hns3_vf_res_cmd {
437         uint16_t tqp_num;
438         uint16_t reserved;
439         uint16_t msixcap_localid_ba_nic;
440         uint16_t msixcap_localid_ba_rocee;
441         uint16_t vf_intr_vector_number;
442         uint16_t rsv[7];
443 };
444
445 #define HNS3_UMV_SPC_ALC_B      0
446 struct hns3_umv_spc_alc_cmd {
447         uint8_t allocate;
448         uint8_t rsv1[3];
449         uint32_t space_size;
450         uint8_t rsv2[16];
451 };
452
453 #define HNS3_CFG_OFFSET_S               0
454 #define HNS3_CFG_OFFSET_M               GENMASK(19, 0)
455 #define HNS3_CFG_RD_LEN_S               24
456 #define HNS3_CFG_RD_LEN_M               GENMASK(27, 24)
457 #define HNS3_CFG_RD_LEN_BYTES           16
458 #define HNS3_CFG_RD_LEN_UNIT            4
459
460 #define HNS3_CFG_VMDQ_S                 0
461 #define HNS3_CFG_VMDQ_M                 GENMASK(7, 0)
462 #define HNS3_CFG_TC_NUM_S               8
463 #define HNS3_CFG_TC_NUM_M               GENMASK(15, 8)
464 #define HNS3_CFG_TQP_DESC_N_S           16
465 #define HNS3_CFG_TQP_DESC_N_M           GENMASK(31, 16)
466 #define HNS3_CFG_PHY_ADDR_S             0
467 #define HNS3_CFG_PHY_ADDR_M             GENMASK(7, 0)
468 #define HNS3_CFG_MEDIA_TP_S             8
469 #define HNS3_CFG_MEDIA_TP_M             GENMASK(15, 8)
470 #define HNS3_CFG_RX_BUF_LEN_S           16
471 #define HNS3_CFG_RX_BUF_LEN_M           GENMASK(31, 16)
472 #define HNS3_CFG_MAC_ADDR_H_S           0
473 #define HNS3_CFG_MAC_ADDR_H_M           GENMASK(15, 0)
474 #define HNS3_CFG_DEFAULT_SPEED_S        16
475 #define HNS3_CFG_DEFAULT_SPEED_M        GENMASK(23, 16)
476 #define HNS3_CFG_RSS_SIZE_S             24
477 #define HNS3_CFG_RSS_SIZE_M             GENMASK(31, 24)
478 #define HNS3_CFG_SPEED_ABILITY_S        0
479 #define HNS3_CFG_SPEED_ABILITY_M        GENMASK(7, 0)
480 #define HNS3_CFG_UMV_TBL_SPACE_S        16
481 #define HNS3_CFG_UMV_TBL_SPACE_M        GENMASK(31, 16)
482 #define HNS3_CFG_EXT_RSS_SIZE_S         0
483 #define HNS3_CFG_EXT_RSS_SIZE_M         GENMASK(3, 0)
484
485 #define HNS3_ACCEPT_TAG1_B              0
486 #define HNS3_ACCEPT_UNTAG1_B            1
487 #define HNS3_PORT_INS_TAG1_EN_B         2
488 #define HNS3_PORT_INS_TAG2_EN_B         3
489 #define HNS3_CFG_NIC_ROCE_SEL_B         4
490 #define HNS3_ACCEPT_TAG2_B              5
491 #define HNS3_ACCEPT_UNTAG2_B            6
492 #define HNS3_TAG_SHIFT_MODE_EN_B        7
493
494 #define HNS3_REM_TAG1_EN_B              0
495 #define HNS3_REM_TAG2_EN_B              1
496 #define HNS3_SHOW_TAG1_EN_B             2
497 #define HNS3_SHOW_TAG2_EN_B             3
498 #define HNS3_DISCARD_TAG1_EN_B          5
499 #define HNS3_DISCARD_TAG2_EN_B          6
500
501 /* Factor used to calculate offset and bitmap of VF num */
502 #define HNS3_VF_NUM_PER_CMD             64
503 #define HNS3_VF_NUM_PER_BYTE            8
504
505 struct hns3_cfg_param_cmd {
506         uint32_t offset;
507         uint32_t rsv;
508         uint32_t param[4];
509 };
510
511 #define HNS3_VPORT_VTAG_RX_CFG_CMD_VF_BITMAP_NUM        8
512 struct hns3_vport_vtag_rx_cfg_cmd {
513         uint8_t vport_vlan_cfg;
514         uint8_t vf_offset;
515         uint8_t rsv1[6];
516         uint8_t vf_bitmap[HNS3_VPORT_VTAG_RX_CFG_CMD_VF_BITMAP_NUM];
517         uint8_t rsv2[8];
518 };
519
520 struct hns3_vport_vtag_tx_cfg_cmd {
521         uint8_t vport_vlan_cfg;
522         uint8_t vf_offset;
523         uint8_t rsv1[2];
524         uint16_t def_vlan_tag1;
525         uint16_t def_vlan_tag2;
526         uint8_t vf_bitmap[8];
527         uint8_t rsv2[8];
528 };
529
530
531 struct hns3_vlan_filter_ctrl_cmd {
532         uint8_t vlan_type;
533         uint8_t vlan_fe;
534         uint8_t rsv1[2];
535         uint8_t vf_id;
536         uint8_t rsv2[19];
537 };
538
539 #define HNS3_VLAN_OFFSET_BITMAP_NUM     20
540 struct hns3_vlan_filter_pf_cfg_cmd {
541         uint8_t vlan_offset;
542         uint8_t vlan_cfg;
543         uint8_t rsv[2];
544         uint8_t vlan_offset_bitmap[HNS3_VLAN_OFFSET_BITMAP_NUM];
545 };
546
547 #define HNS3_VLAN_FILTER_VF_CFG_CMD_VF_BITMAP_NUM       16
548 struct hns3_vlan_filter_vf_cfg_cmd {
549         uint16_t vlan_id;
550         uint8_t  resp_code;
551         uint8_t  rsv;
552         uint8_t  vlan_cfg;
553         uint8_t  rsv1[3];
554         uint8_t  vf_bitmap[HNS3_VLAN_FILTER_VF_CFG_CMD_VF_BITMAP_NUM];
555 };
556
557 struct hns3_tx_vlan_type_cfg_cmd {
558         uint16_t ot_vlan_type;
559         uint16_t in_vlan_type;
560         uint8_t rsv[20];
561 };
562
563 struct hns3_rx_vlan_type_cfg_cmd {
564         uint16_t ot_fst_vlan_type;
565         uint16_t ot_sec_vlan_type;
566         uint16_t in_fst_vlan_type;
567         uint16_t in_sec_vlan_type;
568         uint8_t rsv[16];
569 };
570
571 #define HNS3_TSO_MSS_MIN_S      0
572 #define HNS3_TSO_MSS_MIN_M      GENMASK(13, 0)
573
574 #define HNS3_TSO_MSS_MAX_S      16
575 #define HNS3_TSO_MSS_MAX_M      GENMASK(29, 16)
576
577 struct hns3_cfg_tso_status_cmd {
578         rte_le16_t tso_mss_min;
579         rte_le16_t tso_mss_max;
580         uint8_t rsv[20];
581 };
582
583 #define HNS3_GRO_EN_B           0
584 struct hns3_cfg_gro_status_cmd {
585         rte_le16_t gro_en;
586         uint8_t rsv[22];
587 };
588
589 #define HNS3_TSO_MSS_MIN        256
590 #define HNS3_TSO_MSS_MAX        9668
591
592 #define HNS3_RSS_HASH_KEY_OFFSET_B      4
593
594 #define HNS3_RSS_CFG_TBL_SIZE   16
595 #define HNS3_RSS_HASH_KEY_NUM   16
596 /* Configure the algorithm mode and Hash Key, opcode:0x0D01 */
597 struct hns3_rss_generic_config_cmd {
598         /* Hash_algorithm(8.0~8.3), hash_key_offset(8.4~8.7) */
599         uint8_t hash_config;
600         uint8_t rsv[7];
601         uint8_t hash_key[HNS3_RSS_HASH_KEY_NUM];
602 };
603
604 /* Configure the tuple selection for RSS hash input, opcode:0x0D02 */
605 struct hns3_rss_input_tuple_cmd {
606         uint64_t tuple_field;
607         uint8_t rsv[16];
608 };
609
610 #define HNS3_RSS_CFG_TBL_SIZE           16
611 #define HNS3_RSS_CFG_TBL_SIZE_H         4
612 #define HNS3_RSS_CFG_TBL_BW_H           2
613 #define HNS3_RSS_CFG_TBL_BW_L           8
614
615 /* Configure the indirection table, opcode:0x0D07 */
616 struct hns3_rss_indirection_table_cmd {
617         uint16_t start_table_index;  /* Bit3~0 must be 0x0. */
618         uint16_t rss_set_bitmap;
619         uint8_t rss_result_h[HNS3_RSS_CFG_TBL_SIZE_H];
620         uint8_t rss_result_l[HNS3_RSS_CFG_TBL_SIZE];
621 };
622
623 #define HNS3_RSS_TC_OFFSET_S            0
624 #define HNS3_RSS_TC_OFFSET_M            GENMASK(10, 0)
625 #define HNS3_RSS_TC_SIZE_MSB_S          11
626 #define HNS3_RSS_TC_SIZE_MSB_OFFSET     3
627 #define HNS3_RSS_TC_SIZE_S              12
628 #define HNS3_RSS_TC_SIZE_M              GENMASK(14, 12)
629 #define HNS3_RSS_TC_VALID_B             15
630
631 /* Configure the tc_size and tc_offset, opcode:0x0D08 */
632 struct hns3_rss_tc_mode_cmd {
633         uint16_t rss_tc_mode[HNS3_MAX_TC_NUM];
634         uint8_t rsv[8];
635 };
636
637 #define HNS3_LINK_STATUS_UP_B   0
638 #define HNS3_LINK_STATUS_UP_M   BIT(HNS3_LINK_STATUS_UP_B)
639 struct hns3_link_status_cmd {
640         uint8_t status;
641         uint8_t rsv[23];
642 };
643
644 struct hns3_promisc_param {
645         uint8_t vf_id;
646         uint8_t enable;
647 };
648
649 #define HNS3_PROMISC_TX_EN_B    BIT(4)
650 #define HNS3_PROMISC_RX_EN_B    BIT(5)
651 #define HNS3_PROMISC_EN_B       1
652 #define HNS3_PROMISC_EN_ALL     0x7
653 #define HNS3_PROMISC_EN_UC      0x1
654 #define HNS3_PROMISC_EN_MC      0x2
655 #define HNS3_PROMISC_EN_BC      0x4
656 struct hns3_promisc_cfg_cmd {
657         uint8_t flag;
658         uint8_t vf_id;
659         uint16_t rsv0;
660         uint8_t rsv1[20];
661 };
662
663 enum hns3_promisc_type {
664         HNS3_UNICAST    = 1,
665         HNS3_MULTICAST  = 2,
666         HNS3_BROADCAST  = 3,
667 };
668
669 #define HNS3_LINK_EVENT_REPORT_EN_B     0
670 #define HNS3_NCSI_ERROR_REPORT_EN_B     1
671 #define HNS3_FIRMWARE_PHY_DRIVER_EN_B   2
672 struct hns3_firmware_compat_cmd {
673         uint32_t compat;
674         uint8_t rsv[20];
675 };
676
677 /* Bitmap flags in supported, advertising and lp_advertising */
678 #define HNS3_PHY_LINK_SPEED_10M_HD_BIT          BIT(0)
679 #define HNS3_PHY_LINK_SPEED_10M_BIT             BIT(1)
680 #define HNS3_PHY_LINK_SPEED_100M_HD_BIT         BIT(2)
681 #define HNS3_PHY_LINK_SPEED_100M_BIT            BIT(3)
682 #define HNS3_PHY_LINK_MODE_AUTONEG_BIT          BIT(6)
683 #define HNS3_PHY_LINK_MODE_PAUSE_BIT            BIT(13)
684 #define HNS3_PHY_LINK_MODE_ASYM_PAUSE_BIT       BIT(14)
685
686 #define HNS3_PHY_PARAM_CFG_BD_NUM       2
687 struct hns3_phy_params_bd0_cmd {
688         uint32_t speed;
689 #define HNS3_PHY_DUPLEX_CFG_B           0
690         uint8_t duplex;
691 #define HNS3_PHY_AUTONEG_CFG_B  0
692         uint8_t autoneg;
693         uint8_t eth_tp_mdix;
694         uint8_t eth_tp_mdix_ctrl;
695         uint8_t port;
696         uint8_t transceiver;
697         uint8_t phy_address;
698         uint8_t rsv;
699         uint32_t supported;
700         uint32_t advertising;
701         uint32_t lp_advertising;
702 };
703
704 struct hns3_phy_params_bd1_cmd {
705         uint8_t master_slave_cfg;
706         uint8_t master_slave_state;
707         uint8_t rsv1[2];
708         uint32_t rsv2[5];
709 };
710
711 #define HNS3_MAC_TX_EN_B                6
712 #define HNS3_MAC_RX_EN_B                7
713 #define HNS3_MAC_PAD_TX_B               11
714 #define HNS3_MAC_PAD_RX_B               12
715 #define HNS3_MAC_1588_TX_B              13
716 #define HNS3_MAC_1588_RX_B              14
717 #define HNS3_MAC_APP_LP_B               15
718 #define HNS3_MAC_LINE_LP_B              16
719 #define HNS3_MAC_FCS_TX_B               17
720 #define HNS3_MAC_RX_OVERSIZE_TRUNCATE_B 18
721 #define HNS3_MAC_RX_FCS_STRIP_B         19
722 #define HNS3_MAC_RX_FCS_B               20
723 #define HNS3_MAC_TX_UNDER_MIN_ERR_B     21
724 #define HNS3_MAC_TX_OVERSIZE_TRUNCATE_B 22
725
726 struct hns3_config_mac_mode_cmd {
727         uint32_t txrx_pad_fcs_loop_en;
728         uint8_t  rsv[20];
729 };
730
731 #define HNS3_CFG_SPEED_10M              6
732 #define HNS3_CFG_SPEED_100M             7
733 #define HNS3_CFG_SPEED_1G               0
734 #define HNS3_CFG_SPEED_10G              1
735 #define HNS3_CFG_SPEED_25G              2
736 #define HNS3_CFG_SPEED_40G              3
737 #define HNS3_CFG_SPEED_50G              4
738 #define HNS3_CFG_SPEED_100G             5
739 #define HNS3_CFG_SPEED_200G             8
740
741 #define HNS3_CFG_SPEED_S                0
742 #define HNS3_CFG_SPEED_M                GENMASK(5, 0)
743 #define HNS3_CFG_DUPLEX_B               7
744 #define HNS3_CFG_DUPLEX_M               BIT(HNS3_CFG_DUPLEX_B)
745
746 #define HNS3_CFG_MAC_SPEED_CHANGE_EN_B  0
747
748 struct hns3_config_mac_speed_dup_cmd {
749         uint8_t speed_dup;
750         uint8_t mac_change_fec_en;
751         uint8_t rsv[22];
752 };
753
754 #define HNS3_TQP_ENABLE_B               0
755
756 #define HNS3_MAC_CFG_AN_EN_B            0
757 #define HNS3_MAC_CFG_AN_INT_EN_B        1
758 #define HNS3_MAC_CFG_AN_INT_MSK_B       2
759 #define HNS3_MAC_CFG_AN_INT_CLR_B       3
760 #define HNS3_MAC_CFG_AN_RST_B           4
761
762 #define HNS3_MAC_CFG_AN_EN      BIT(HNS3_MAC_CFG_AN_EN_B)
763
764 struct hns3_config_auto_neg_cmd {
765         uint32_t  cfg_an_cmd_flag;
766         uint8_t   rsv[20];
767 };
768
769 #define HNS3_MAC_CFG_FEC_AUTO_EN_B      0
770 #define HNS3_MAC_CFG_FEC_MODE_S         1
771 #define HNS3_MAC_CFG_FEC_MODE_M GENMASK(3, 1)
772 #define HNS3_MAC_FEC_OFF                0
773 #define HNS3_MAC_FEC_BASER              1
774 #define HNS3_MAC_FEC_RS                 2
775
776 #define HNS3_SFP_INFO_BD0_LEN  20UL
777 #define HNS3_SFP_INFO_BDX_LEN  24UL
778
779 struct hns3_sfp_info_bd0_cmd {
780         uint16_t offset;
781         uint16_t read_len;
782         uint8_t data[HNS3_SFP_INFO_BD0_LEN];
783 };
784
785 struct hns3_sfp_type {
786         uint8_t type;
787         uint8_t ext_type;
788 };
789
790 struct hns3_sfp_speed_cmd {
791         uint32_t  sfp_speed;
792         uint8_t   query_type; /* 0: sfp speed, 1: active fec */
793         uint8_t   active_fec; /* current FEC mode */
794         uint16_t  rsv1;
795         uint32_t  rsv2[4];
796 };
797
798 /* Configure FEC mode, opcode:0x031A */
799 struct hns3_config_fec_cmd {
800         uint8_t fec_mode;
801         uint8_t rsv[23];
802 };
803
804 #define HNS3_MAC_MGR_MASK_VLAN_B                BIT(0)
805 #define HNS3_MAC_MGR_MASK_MAC_B                 BIT(1)
806 #define HNS3_MAC_MGR_MASK_ETHERTYPE_B           BIT(2)
807 #define HNS3_MAC_ETHERTYPE_LLDP                 0x88cc
808
809 struct hns3_mac_mgr_tbl_entry_cmd {
810         uint8_t   flags;
811         uint8_t   resp_code;
812         uint16_t  vlan_tag;
813         uint32_t  mac_addr_hi32;
814         uint16_t  mac_addr_lo16;
815         uint16_t  rsv1;
816         uint16_t  ethter_type;
817         uint16_t  egress_port;
818         uint16_t  egress_queue;
819         uint8_t   sw_port_id_aware;
820         uint8_t   rsv2;
821         uint8_t   i_port_bitmap;
822         uint8_t   i_port_direction;
823         uint8_t   rsv3[2];
824 };
825
826 struct hns3_cfg_com_tqp_queue_cmd {
827         uint16_t tqp_id;
828         uint16_t stream_id;
829         uint8_t enable;
830         uint8_t rsv[19];
831 };
832
833 #define HNS3_TQP_MAP_TYPE_PF            0
834 #define HNS3_TQP_MAP_TYPE_VF            1
835 #define HNS3_TQP_MAP_TYPE_B             0
836 #define HNS3_TQP_MAP_EN_B               1
837
838 struct hns3_tqp_map_cmd {
839         uint16_t tqp_id;        /* Absolute tqp id for in this pf */
840         uint8_t tqp_vf;         /* VF id */
841         uint8_t tqp_flag;       /* Indicate it's pf or vf tqp */
842         uint16_t tqp_vid;       /* Virtual id in this pf/vf */
843         uint8_t rsv[18];
844 };
845
846 enum hns3_ring_type {
847         HNS3_RING_TYPE_TX,
848         HNS3_RING_TYPE_RX
849 };
850
851 enum hns3_int_gl_idx {
852         HNS3_RING_GL_RX,
853         HNS3_RING_GL_TX,
854         HNS3_RING_GL_IMMEDIATE = 3
855 };
856
857 #define HNS3_RING_GL_IDX_S      0
858 #define HNS3_RING_GL_IDX_M      GENMASK(1, 0)
859
860 #define HNS3_VECTOR_ELEMENTS_PER_CMD    10
861
862 #define HNS3_INT_TYPE_S         0
863 #define HNS3_INT_TYPE_M         GENMASK(1, 0)
864 #define HNS3_TQP_ID_S           2
865 #define HNS3_TQP_ID_M           GENMASK(12, 2)
866 #define HNS3_INT_GL_IDX_S       13
867 #define HNS3_INT_GL_IDX_M       GENMASK(14, 13)
868 #define HNS3_TQP_INT_ID_L_S     0
869 #define HNS3_TQP_INT_ID_L_M     GENMASK(7, 0)
870 #define HNS3_TQP_INT_ID_H_S     8
871 #define HNS3_TQP_INT_ID_H_M     GENMASK(15, 8)
872 struct hns3_ctrl_vector_chain_cmd {
873         uint8_t int_vector_id;    /* the low order of the interrupt id */
874         uint8_t int_cause_num;
875         uint16_t tqp_type_and_id[HNS3_VECTOR_ELEMENTS_PER_CMD];
876         uint8_t vfid;
877         uint8_t int_vector_id_h;  /* the high order of the interrupt id */
878 };
879
880 struct hns3_config_max_frm_size_cmd {
881         uint16_t max_frm_size;
882         uint8_t min_frm_size;
883         uint8_t rsv[21];
884 };
885
886 enum hns3_mac_vlan_tbl_opcode {
887         HNS3_MAC_VLAN_ADD,      /* Add new or modify mac_vlan */
888         HNS3_MAC_VLAN_UPDATE,   /* Modify other fields of this table */
889         HNS3_MAC_VLAN_REMOVE,   /* Remove a entry through mac_vlan key */
890         HNS3_MAC_VLAN_LKUP,     /* Lookup a entry through mac_vlan key */
891 };
892
893 enum hns3_mac_vlan_add_resp_code {
894         HNS3_ADD_UC_OVERFLOW = 2,  /* ADD failed for UC overflow */
895         HNS3_ADD_MC_OVERFLOW,      /* ADD failed for MC overflow */
896 };
897
898 #define HNS3_MC_MAC_VLAN_ADD_DESC_NUM   3
899
900 #define HNS3_MAC_VLAN_BIT0_EN_B         0
901 #define HNS3_MAC_VLAN_BIT1_EN_B         1
902 #define HNS3_MAC_EPORT_SW_EN_B          12
903 #define HNS3_MAC_EPORT_TYPE_B           11
904 #define HNS3_MAC_EPORT_VFID_S           3
905 #define HNS3_MAC_EPORT_VFID_M           GENMASK(10, 3)
906 #define HNS3_MAC_EPORT_PFID_S           0
907 #define HNS3_MAC_EPORT_PFID_M           GENMASK(2, 0)
908 struct hns3_mac_vlan_tbl_entry_cmd {
909         uint8_t   flags;
910         uint8_t   resp_code;
911         uint16_t  vlan_tag;
912         uint32_t  mac_addr_hi32;
913         uint16_t  mac_addr_lo16;
914         uint16_t  rsv1;
915         uint8_t   entry_type;
916         uint8_t   mc_mac_en;
917         uint16_t  egress_port;
918         uint16_t  egress_queue;
919         uint8_t   rsv2[6];
920 };
921
922 #define HNS3_TQP_RESET_B        0
923 struct hns3_reset_tqp_queue_cmd {
924         uint16_t tqp_id;
925         uint8_t reset_req;
926         uint8_t ready_to_reset;
927         uint8_t queue_direction;
928         uint8_t rsv[19];
929 };
930
931 #define HNS3_CFG_RESET_MAC_B            3
932 #define HNS3_CFG_RESET_FUNC_B           7
933 #define HNS3_CFG_RESET_RCB_B            1
934 struct hns3_reset_cmd {
935         uint8_t mac_func_reset;
936         uint8_t fun_reset_vfid;
937         uint8_t fun_reset_rcb;
938         uint8_t rsv1;
939         uint16_t fun_reset_rcb_vqid_start;
940         uint16_t fun_reset_rcb_vqid_num;
941         uint8_t fun_reset_rcb_return_status;
942         uint8_t rsv2[15];
943 };
944
945 #define HNS3_QUERY_DEV_SPECS_BD_NUM             4
946 struct hns3_dev_specs_0_cmd {
947         uint32_t rsv0;
948         uint32_t mac_entry_num;
949         uint32_t mng_entry_num;
950         uint16_t rss_ind_tbl_size;
951         uint16_t rss_key_size;
952         uint16_t intr_ql_max;
953         uint8_t max_non_tso_bd_num;
954         uint8_t rsv1;
955         uint32_t max_tm_rate;
956 };
957
958 struct hns3_query_rpu_cmd {
959         uint32_t tc_queue_num;
960         uint32_t rsv1[2];
961         uint32_t rpu_rx_pkt_drop_cnt;
962         uint32_t rsv2[2];
963 };
964
965 #define HNS3_OPC_SSU_DROP_REG_NUM 2
966
967 struct hns3_query_ssu_cmd {
968         uint8_t rxtx;
969         uint8_t rsv[3];
970         uint32_t full_drop_cnt;
971         uint32_t part_drop_cnt;
972         uint32_t oq_drop_cnt;
973         uint32_t rev1[2];
974 };
975
976 #define HNS3_PTP_ENABLE_B               0
977 #define HNS3_PTP_TX_ENABLE_B            1
978 #define HNS3_PTP_RX_ENABLE_B            2
979
980 #define HNS3_PTP_TYPE_S                 0
981 #define HNS3_PTP_TYPE_M                (0x3 << HNS3_PTP_TYPE_S)
982
983 #define ALL_PTP_V2_TYPE                 0xF
984 #define HNS3_PTP_MESSAGE_TYPE_S         0
985 #define HNS3_PTP_MESSAGE_TYPE_M        (0xF << HNS3_PTP_MESSAGE_TYPE_S)
986
987 #define PTP_TYPE_L2_V2_TYPE             0
988
989 struct hns3_ptp_mode_cfg_cmd {
990         uint8_t enable;
991         uint8_t ptp_type;
992         uint8_t v2_message_type_1;
993         uint8_t v2_message_type_0;
994         uint8_t rsv[20];
995 };
996
997 struct hns3_ptp_int_cmd {
998         uint8_t int_en;
999         uint8_t rsvd[23];
1000 };
1001
1002 #define HNS3_MAX_TQP_NUM_HIP08_PF       64
1003 #define HNS3_DEFAULT_TX_BUF             0x4000    /* 16k  bytes */
1004 #define HNS3_TOTAL_PKT_BUF              0x108000  /* 1.03125M bytes */
1005 #define HNS3_DEFAULT_DV                 0xA000    /* 40k byte */
1006 #define HNS3_DEFAULT_NON_DCB_DV         0x7800    /* 30K byte */
1007 #define HNS3_NON_DCB_ADDITIONAL_BUF     0x1400    /* 5120 byte */
1008
1009 #define HNS3_TYPE_CRQ                   0
1010 #define HNS3_TYPE_CSQ                   1
1011
1012 #define HNS3_NIC_SW_RST_RDY_B           16
1013 #define HNS3_NIC_SW_RST_RDY                     BIT(HNS3_NIC_SW_RST_RDY_B)
1014 #define HNS3_NIC_CMQ_DESC_NUM           1024
1015 #define HNS3_NIC_CMQ_DESC_NUM_S         3
1016
1017 #define HNS3_CMD_SEND_SYNC(flag) \
1018         ((flag) & HNS3_CMD_FLAG_NO_INTR)
1019
1020 void hns3_cmd_reuse_desc(struct hns3_cmd_desc *desc, bool is_read);
1021 void hns3_cmd_setup_basic_desc(struct hns3_cmd_desc *desc,
1022                                 enum hns3_opcode_type opcode, bool is_read);
1023 int hns3_cmd_send(struct hns3_hw *hw, struct hns3_cmd_desc *desc, int num);
1024 int hns3_cmd_init_queue(struct hns3_hw *hw);
1025 int hns3_cmd_init(struct hns3_hw *hw);
1026 void hns3_cmd_destroy_queue(struct hns3_hw *hw);
1027 void hns3_cmd_uninit(struct hns3_hw *hw);
1028
1029 #endif /* _HNS3_CMD_H_ */