net/ice/base: separate out control queue lock creation
[dpdk.git] / drivers / net / ice / base / ice_common.c
1 /* SPDX-License-Identifier: BSD-3-Clause
2  * Copyright(c) 2001-2019
3  */
4
5 #include "ice_common.h"
6 #include "ice_sched.h"
7 #include "ice_adminq_cmd.h"
8
9 #include "ice_flow.h"
10 #include "ice_switch.h"
11
12 #define ICE_PF_RESET_WAIT_COUNT 200
13
14 #define ICE_PROG_FLEX_ENTRY(hw, rxdid, mdid, idx) \
15         wr32((hw), GLFLXP_RXDID_FLX_WRD_##idx(rxdid), \
16              ((ICE_RX_OPC_MDID << \
17                GLFLXP_RXDID_FLX_WRD_##idx##_RXDID_OPCODE_S) & \
18               GLFLXP_RXDID_FLX_WRD_##idx##_RXDID_OPCODE_M) | \
19              (((mdid) << GLFLXP_RXDID_FLX_WRD_##idx##_PROT_MDID_S) & \
20               GLFLXP_RXDID_FLX_WRD_##idx##_PROT_MDID_M))
21
22 #define ICE_PROG_FLG_ENTRY(hw, rxdid, flg_0, flg_1, flg_2, flg_3, idx) \
23         wr32((hw), GLFLXP_RXDID_FLAGS(rxdid, idx), \
24              (((flg_0) << GLFLXP_RXDID_FLAGS_FLEXIFLAG_4N_S) & \
25               GLFLXP_RXDID_FLAGS_FLEXIFLAG_4N_M) | \
26              (((flg_1) << GLFLXP_RXDID_FLAGS_FLEXIFLAG_4N_1_S) & \
27               GLFLXP_RXDID_FLAGS_FLEXIFLAG_4N_1_M) | \
28              (((flg_2) << GLFLXP_RXDID_FLAGS_FLEXIFLAG_4N_2_S) & \
29               GLFLXP_RXDID_FLAGS_FLEXIFLAG_4N_2_M) | \
30              (((flg_3) << GLFLXP_RXDID_FLAGS_FLEXIFLAG_4N_3_S) & \
31               GLFLXP_RXDID_FLAGS_FLEXIFLAG_4N_3_M))
32
33
34 /**
35  * ice_set_mac_type - Sets MAC type
36  * @hw: pointer to the HW structure
37  *
38  * This function sets the MAC type of the adapter based on the
39  * vendor ID and device ID stored in the HW structure.
40  */
41 static enum ice_status ice_set_mac_type(struct ice_hw *hw)
42 {
43         enum ice_status status = ICE_SUCCESS;
44
45         ice_debug(hw, ICE_DBG_TRACE, "ice_set_mac_type\n");
46
47         if (hw->vendor_id == ICE_INTEL_VENDOR_ID) {
48                 switch (hw->device_id) {
49                 default:
50                         hw->mac_type = ICE_MAC_GENERIC;
51                         break;
52                 }
53         } else {
54                 status = ICE_ERR_DEVICE_NOT_SUPPORTED;
55         }
56
57         ice_debug(hw, ICE_DBG_INIT, "found mac_type: %d, status: %d\n",
58                   hw->mac_type, status);
59
60         return status;
61 }
62
63
64 /**
65  * ice_clear_pf_cfg - Clear PF configuration
66  * @hw: pointer to the hardware structure
67  *
68  * Clears any existing PF configuration (VSIs, VSI lists, switch rules, port
69  * configuration, flow director filters, etc.).
70  */
71 enum ice_status ice_clear_pf_cfg(struct ice_hw *hw)
72 {
73         struct ice_aq_desc desc;
74
75         ice_fill_dflt_direct_cmd_desc(&desc, ice_aqc_opc_clear_pf_cfg);
76
77         return ice_aq_send_cmd(hw, &desc, NULL, 0, NULL);
78 }
79
80 /**
81  * ice_aq_manage_mac_read - manage MAC address read command
82  * @hw: pointer to the HW struct
83  * @buf: a virtual buffer to hold the manage MAC read response
84  * @buf_size: Size of the virtual buffer
85  * @cd: pointer to command details structure or NULL
86  *
87  * This function is used to return per PF station MAC address (0x0107).
88  * NOTE: Upon successful completion of this command, MAC address information
89  * is returned in user specified buffer. Please interpret user specified
90  * buffer as "manage_mac_read" response.
91  * Response such as various MAC addresses are stored in HW struct (port.mac)
92  * ice_aq_discover_caps is expected to be called before this function is called.
93  */
94 static enum ice_status
95 ice_aq_manage_mac_read(struct ice_hw *hw, void *buf, u16 buf_size,
96                        struct ice_sq_cd *cd)
97 {
98         struct ice_aqc_manage_mac_read_resp *resp;
99         struct ice_aqc_manage_mac_read *cmd;
100         struct ice_aq_desc desc;
101         enum ice_status status;
102         u16 flags;
103         u8 i;
104
105         cmd = &desc.params.mac_read;
106
107         if (buf_size < sizeof(*resp))
108                 return ICE_ERR_BUF_TOO_SHORT;
109
110         ice_fill_dflt_direct_cmd_desc(&desc, ice_aqc_opc_manage_mac_read);
111
112         status = ice_aq_send_cmd(hw, &desc, buf, buf_size, cd);
113         if (status)
114                 return status;
115
116         resp = (struct ice_aqc_manage_mac_read_resp *)buf;
117         flags = LE16_TO_CPU(cmd->flags) & ICE_AQC_MAN_MAC_READ_M;
118
119         if (!(flags & ICE_AQC_MAN_MAC_LAN_ADDR_VALID)) {
120                 ice_debug(hw, ICE_DBG_LAN, "got invalid MAC address\n");
121                 return ICE_ERR_CFG;
122         }
123
124         /* A single port can report up to two (LAN and WoL) addresses */
125         for (i = 0; i < cmd->num_addr; i++)
126                 if (resp[i].addr_type == ICE_AQC_MAN_MAC_ADDR_TYPE_LAN) {
127                         ice_memcpy(hw->port_info->mac.lan_addr,
128                                    resp[i].mac_addr, ETH_ALEN,
129                                    ICE_DMA_TO_NONDMA);
130                         ice_memcpy(hw->port_info->mac.perm_addr,
131                                    resp[i].mac_addr,
132                                    ETH_ALEN, ICE_DMA_TO_NONDMA);
133                         break;
134                 }
135
136         return ICE_SUCCESS;
137 }
138
139 /**
140  * ice_aq_get_phy_caps - returns PHY capabilities
141  * @pi: port information structure
142  * @qual_mods: report qualified modules
143  * @report_mode: report mode capabilities
144  * @pcaps: structure for PHY capabilities to be filled
145  * @cd: pointer to command details structure or NULL
146  *
147  * Returns the various PHY capabilities supported on the Port (0x0600)
148  */
149 enum ice_status
150 ice_aq_get_phy_caps(struct ice_port_info *pi, bool qual_mods, u8 report_mode,
151                     struct ice_aqc_get_phy_caps_data *pcaps,
152                     struct ice_sq_cd *cd)
153 {
154         struct ice_aqc_get_phy_caps *cmd;
155         u16 pcaps_size = sizeof(*pcaps);
156         struct ice_aq_desc desc;
157         enum ice_status status;
158
159         cmd = &desc.params.get_phy;
160
161         if (!pcaps || (report_mode & ~ICE_AQC_REPORT_MODE_M) || !pi)
162                 return ICE_ERR_PARAM;
163
164         ice_fill_dflt_direct_cmd_desc(&desc, ice_aqc_opc_get_phy_caps);
165
166         if (qual_mods)
167                 cmd->param0 |= CPU_TO_LE16(ICE_AQC_GET_PHY_RQM);
168
169         cmd->param0 |= CPU_TO_LE16(report_mode);
170         status = ice_aq_send_cmd(pi->hw, &desc, pcaps, pcaps_size, cd);
171
172         if (status == ICE_SUCCESS && report_mode == ICE_AQC_REPORT_TOPO_CAP) {
173                 pi->phy.phy_type_low = LE64_TO_CPU(pcaps->phy_type_low);
174                 pi->phy.phy_type_high = LE64_TO_CPU(pcaps->phy_type_high);
175         }
176
177         return status;
178 }
179
180 /**
181  * ice_get_media_type - Gets media type
182  * @pi: port information structure
183  */
184 static enum ice_media_type ice_get_media_type(struct ice_port_info *pi)
185 {
186         struct ice_link_status *hw_link_info;
187
188         if (!pi)
189                 return ICE_MEDIA_UNKNOWN;
190
191         hw_link_info = &pi->phy.link_info;
192         if (hw_link_info->phy_type_low && hw_link_info->phy_type_high)
193                 /* If more than one media type is selected, report unknown */
194                 return ICE_MEDIA_UNKNOWN;
195
196         if (hw_link_info->phy_type_low) {
197                 switch (hw_link_info->phy_type_low) {
198                 case ICE_PHY_TYPE_LOW_1000BASE_SX:
199                 case ICE_PHY_TYPE_LOW_1000BASE_LX:
200                 case ICE_PHY_TYPE_LOW_10GBASE_SR:
201                 case ICE_PHY_TYPE_LOW_10GBASE_LR:
202                 case ICE_PHY_TYPE_LOW_10G_SFI_C2C:
203                 case ICE_PHY_TYPE_LOW_25GBASE_SR:
204                 case ICE_PHY_TYPE_LOW_25GBASE_LR:
205                 case ICE_PHY_TYPE_LOW_25G_AUI_C2C:
206                 case ICE_PHY_TYPE_LOW_40GBASE_SR4:
207                 case ICE_PHY_TYPE_LOW_40GBASE_LR4:
208                 case ICE_PHY_TYPE_LOW_50GBASE_SR2:
209                 case ICE_PHY_TYPE_LOW_50GBASE_LR2:
210                 case ICE_PHY_TYPE_LOW_50GBASE_SR:
211                 case ICE_PHY_TYPE_LOW_50GBASE_FR:
212                 case ICE_PHY_TYPE_LOW_50GBASE_LR:
213                 case ICE_PHY_TYPE_LOW_100GBASE_SR4:
214                 case ICE_PHY_TYPE_LOW_100GBASE_LR4:
215                 case ICE_PHY_TYPE_LOW_100GBASE_SR2:
216                 case ICE_PHY_TYPE_LOW_100GBASE_DR:
217                         return ICE_MEDIA_FIBER;
218                 case ICE_PHY_TYPE_LOW_100BASE_TX:
219                 case ICE_PHY_TYPE_LOW_1000BASE_T:
220                 case ICE_PHY_TYPE_LOW_2500BASE_T:
221                 case ICE_PHY_TYPE_LOW_5GBASE_T:
222                 case ICE_PHY_TYPE_LOW_10GBASE_T:
223                 case ICE_PHY_TYPE_LOW_25GBASE_T:
224                         return ICE_MEDIA_BASET;
225                 case ICE_PHY_TYPE_LOW_10G_SFI_DA:
226                 case ICE_PHY_TYPE_LOW_25GBASE_CR:
227                 case ICE_PHY_TYPE_LOW_25GBASE_CR_S:
228                 case ICE_PHY_TYPE_LOW_25GBASE_CR1:
229                 case ICE_PHY_TYPE_LOW_40GBASE_CR4:
230                 case ICE_PHY_TYPE_LOW_50GBASE_CR2:
231                 case ICE_PHY_TYPE_LOW_50GBASE_CP:
232                 case ICE_PHY_TYPE_LOW_100GBASE_CR4:
233                 case ICE_PHY_TYPE_LOW_100GBASE_CR_PAM4:
234                 case ICE_PHY_TYPE_LOW_100GBASE_CP2:
235                         return ICE_MEDIA_DA;
236                 case ICE_PHY_TYPE_LOW_1000BASE_KX:
237                 case ICE_PHY_TYPE_LOW_2500BASE_KX:
238                 case ICE_PHY_TYPE_LOW_2500BASE_X:
239                 case ICE_PHY_TYPE_LOW_5GBASE_KR:
240                 case ICE_PHY_TYPE_LOW_10GBASE_KR_CR1:
241                 case ICE_PHY_TYPE_LOW_25GBASE_KR:
242                 case ICE_PHY_TYPE_LOW_25GBASE_KR1:
243                 case ICE_PHY_TYPE_LOW_25GBASE_KR_S:
244                 case ICE_PHY_TYPE_LOW_40GBASE_KR4:
245                 case ICE_PHY_TYPE_LOW_50GBASE_KR_PAM4:
246                 case ICE_PHY_TYPE_LOW_50GBASE_KR2:
247                 case ICE_PHY_TYPE_LOW_100GBASE_KR4:
248                 case ICE_PHY_TYPE_LOW_100GBASE_KR_PAM4:
249                         return ICE_MEDIA_BACKPLANE;
250                 }
251         } else {
252                 switch (hw_link_info->phy_type_high) {
253                 case ICE_PHY_TYPE_HIGH_100GBASE_KR2_PAM4:
254                         return ICE_MEDIA_BACKPLANE;
255                 }
256         }
257         return ICE_MEDIA_UNKNOWN;
258 }
259
260 /**
261  * ice_aq_get_link_info
262  * @pi: port information structure
263  * @ena_lse: enable/disable LinkStatusEvent reporting
264  * @link: pointer to link status structure - optional
265  * @cd: pointer to command details structure or NULL
266  *
267  * Get Link Status (0x607). Returns the link status of the adapter.
268  */
269 enum ice_status
270 ice_aq_get_link_info(struct ice_port_info *pi, bool ena_lse,
271                      struct ice_link_status *link, struct ice_sq_cd *cd)
272 {
273         struct ice_aqc_get_link_status_data link_data = { 0 };
274         struct ice_aqc_get_link_status *resp;
275         struct ice_link_status *li_old, *li;
276         enum ice_media_type *hw_media_type;
277         struct ice_fc_info *hw_fc_info;
278         bool tx_pause, rx_pause;
279         struct ice_aq_desc desc;
280         enum ice_status status;
281         struct ice_hw *hw;
282         u16 cmd_flags;
283
284         if (!pi)
285                 return ICE_ERR_PARAM;
286         hw = pi->hw;
287         li_old = &pi->phy.link_info_old;
288         hw_media_type = &pi->phy.media_type;
289         li = &pi->phy.link_info;
290         hw_fc_info = &pi->fc;
291
292         ice_fill_dflt_direct_cmd_desc(&desc, ice_aqc_opc_get_link_status);
293         cmd_flags = (ena_lse) ? ICE_AQ_LSE_ENA : ICE_AQ_LSE_DIS;
294         resp = &desc.params.get_link_status;
295         resp->cmd_flags = CPU_TO_LE16(cmd_flags);
296         resp->lport_num = pi->lport;
297
298         status = ice_aq_send_cmd(hw, &desc, &link_data, sizeof(link_data), cd);
299
300         if (status != ICE_SUCCESS)
301                 return status;
302
303         /* save off old link status information */
304         *li_old = *li;
305
306         /* update current link status information */
307         li->link_speed = LE16_TO_CPU(link_data.link_speed);
308         li->phy_type_low = LE64_TO_CPU(link_data.phy_type_low);
309         li->phy_type_high = LE64_TO_CPU(link_data.phy_type_high);
310         *hw_media_type = ice_get_media_type(pi);
311         li->link_info = link_data.link_info;
312         li->an_info = link_data.an_info;
313         li->ext_info = link_data.ext_info;
314         li->max_frame_size = LE16_TO_CPU(link_data.max_frame_size);
315         li->fec_info = link_data.cfg & ICE_AQ_FEC_MASK;
316         li->topo_media_conflict = link_data.topo_media_conflict;
317         li->pacing = link_data.cfg & (ICE_AQ_CFG_PACING_M |
318                                       ICE_AQ_CFG_PACING_TYPE_M);
319
320         /* update fc info */
321         tx_pause = !!(link_data.an_info & ICE_AQ_LINK_PAUSE_TX);
322         rx_pause = !!(link_data.an_info & ICE_AQ_LINK_PAUSE_RX);
323         if (tx_pause && rx_pause)
324                 hw_fc_info->current_mode = ICE_FC_FULL;
325         else if (tx_pause)
326                 hw_fc_info->current_mode = ICE_FC_TX_PAUSE;
327         else if (rx_pause)
328                 hw_fc_info->current_mode = ICE_FC_RX_PAUSE;
329         else
330                 hw_fc_info->current_mode = ICE_FC_NONE;
331
332         li->lse_ena = !!(resp->cmd_flags & CPU_TO_LE16(ICE_AQ_LSE_IS_ENABLED));
333
334         ice_debug(hw, ICE_DBG_LINK, "link_speed = 0x%x\n", li->link_speed);
335         ice_debug(hw, ICE_DBG_LINK, "phy_type_low = 0x%llx\n",
336                   (unsigned long long)li->phy_type_low);
337         ice_debug(hw, ICE_DBG_LINK, "phy_type_high = 0x%llx\n",
338                   (unsigned long long)li->phy_type_high);
339         ice_debug(hw, ICE_DBG_LINK, "media_type = 0x%x\n", *hw_media_type);
340         ice_debug(hw, ICE_DBG_LINK, "link_info = 0x%x\n", li->link_info);
341         ice_debug(hw, ICE_DBG_LINK, "an_info = 0x%x\n", li->an_info);
342         ice_debug(hw, ICE_DBG_LINK, "ext_info = 0x%x\n", li->ext_info);
343         ice_debug(hw, ICE_DBG_LINK, "lse_ena = 0x%x\n", li->lse_ena);
344         ice_debug(hw, ICE_DBG_LINK, "max_frame = 0x%x\n", li->max_frame_size);
345         ice_debug(hw, ICE_DBG_LINK, "pacing = 0x%x\n", li->pacing);
346
347         /* save link status information */
348         if (link)
349                 *link = *li;
350
351         /* flag cleared so calling functions don't call AQ again */
352         pi->phy.get_link_info = false;
353
354         return ICE_SUCCESS;
355 }
356
357 /**
358  * ice_init_flex_flags
359  * @hw: pointer to the hardware structure
360  * @prof_id: Rx Descriptor Builder profile ID
361  *
362  * Function to initialize Rx flex flags
363  */
364 static void ice_init_flex_flags(struct ice_hw *hw, enum ice_rxdid prof_id)
365 {
366         u8 idx = 0;
367
368         /* Flex-flag fields (0-2) are programmed with FLG64 bits with layout:
369          * flexiflags0[5:0] - TCP flags, is_packet_fragmented, is_packet_UDP_GRE
370          * flexiflags1[3:0] - Not used for flag programming
371          * flexiflags2[7:0] - Tunnel and VLAN types
372          * 2 invalid fields in last index
373          */
374         switch (prof_id) {
375         /* Rx flex flags are currently programmed for the NIC profiles only.
376          * Different flag bit programming configurations can be added per
377          * profile as needed.
378          */
379         case ICE_RXDID_FLEX_NIC:
380         case ICE_RXDID_FLEX_NIC_2:
381                 ICE_PROG_FLG_ENTRY(hw, prof_id, ICE_FLG_PKT_FRG,
382                                    ICE_FLG_UDP_GRE, ICE_FLG_PKT_DSI,
383                                    ICE_FLG_FIN, idx++);
384                 /* flex flag 1 is not used for flexi-flag programming, skipping
385                  * these four FLG64 bits.
386                  */
387                 ICE_PROG_FLG_ENTRY(hw, prof_id, ICE_FLG_SYN, ICE_FLG_RST,
388                                    ICE_FLG_PKT_DSI, ICE_FLG_PKT_DSI, idx++);
389                 ICE_PROG_FLG_ENTRY(hw, prof_id, ICE_FLG_PKT_DSI,
390                                    ICE_FLG_PKT_DSI, ICE_FLG_EVLAN_x8100,
391                                    ICE_FLG_EVLAN_x9100, idx++);
392                 ICE_PROG_FLG_ENTRY(hw, prof_id, ICE_FLG_VLAN_x8100,
393                                    ICE_FLG_TNL_VLAN, ICE_FLG_TNL_MAC,
394                                    ICE_FLG_TNL0, idx++);
395                 ICE_PROG_FLG_ENTRY(hw, prof_id, ICE_FLG_TNL1, ICE_FLG_TNL2,
396                                    ICE_FLG_PKT_DSI, ICE_FLG_PKT_DSI, idx);
397                 break;
398
399         default:
400                 ice_debug(hw, ICE_DBG_INIT,
401                           "Flag programming for profile ID %d not supported\n",
402                           prof_id);
403         }
404 }
405
406 /**
407  * ice_init_flex_flds
408  * @hw: pointer to the hardware structure
409  * @prof_id: Rx Descriptor Builder profile ID
410  *
411  * Function to initialize flex descriptors
412  */
413 static void ice_init_flex_flds(struct ice_hw *hw, enum ice_rxdid prof_id)
414 {
415         enum ice_flex_mdid mdid;
416
417         switch (prof_id) {
418         case ICE_RXDID_FLEX_NIC:
419         case ICE_RXDID_FLEX_NIC_2:
420                 ICE_PROG_FLEX_ENTRY(hw, prof_id, ICE_MDID_RX_HASH_LOW, 0);
421                 ICE_PROG_FLEX_ENTRY(hw, prof_id, ICE_MDID_RX_HASH_HIGH, 1);
422                 ICE_PROG_FLEX_ENTRY(hw, prof_id, ICE_MDID_FLOW_ID_LOWER, 2);
423
424                 mdid = (prof_id == ICE_RXDID_FLEX_NIC_2) ?
425                         ICE_MDID_SRC_VSI : ICE_MDID_FLOW_ID_HIGH;
426
427                 ICE_PROG_FLEX_ENTRY(hw, prof_id, mdid, 3);
428
429                 ice_init_flex_flags(hw, prof_id);
430                 break;
431
432         default:
433                 ice_debug(hw, ICE_DBG_INIT,
434                           "Field init for profile ID %d not supported\n",
435                           prof_id);
436         }
437 }
438
439 /**
440  * ice_aq_set_mac_cfg
441  * @hw: pointer to the HW struct
442  * @max_frame_size: Maximum Frame Size to be supported
443  * @cd: pointer to command details structure or NULL
444  *
445  * Set MAC configuration (0x0603)
446  */
447 enum ice_status
448 ice_aq_set_mac_cfg(struct ice_hw *hw, u16 max_frame_size, struct ice_sq_cd *cd)
449 {
450         u16 fc_threshold_val, tx_timer_val;
451         struct ice_aqc_set_mac_cfg *cmd;
452         struct ice_port_info *pi;
453         struct ice_aq_desc desc;
454         enum ice_status status;
455         u8 port_num = 0;
456         bool link_up;
457         u32 reg_val;
458
459         cmd = &desc.params.set_mac_cfg;
460
461         if (max_frame_size == 0)
462                 return ICE_ERR_PARAM;
463
464         ice_fill_dflt_direct_cmd_desc(&desc, ice_aqc_opc_set_mac_cfg);
465
466         cmd->max_frame_size = CPU_TO_LE16(max_frame_size);
467
468         /* Retrieve the current data_pacing value in FW*/
469         pi = &hw->port_info[port_num];
470
471         /* We turn on the get_link_info so that ice_update_link_info(...)
472          * can be called.
473          */
474         pi->phy.get_link_info = 1;
475
476         status = ice_get_link_status(pi, &link_up);
477
478         if (status)
479                 return status;
480
481         cmd->params = pi->phy.link_info.pacing;
482
483         /* We read back the transmit timer and fc threshold value of
484          * LFC. Thus, we will use index =
485          * PRTMAC_HSEC_CTL_TX_PAUSE_QUANTA_MAX_INDEX.
486          *
487          * Also, because we are opearating on transmit timer and fc
488          * threshold of LFC, we don't turn on any bit in tx_tmr_priority
489          */
490 #define IDX_OF_LFC PRTMAC_HSEC_CTL_TX_PAUSE_QUANTA_MAX_INDEX
491
492         /* Retrieve the transmit timer */
493         reg_val = rd32(hw,
494                        PRTMAC_HSEC_CTL_TX_PAUSE_QUANTA(IDX_OF_LFC));
495         tx_timer_val = reg_val &
496                 PRTMAC_HSEC_CTL_TX_PAUSE_QUANTA_HSEC_CTL_TX_PAUSE_QUANTA_M;
497         cmd->tx_tmr_value = CPU_TO_LE16(tx_timer_val);
498
499         /* Retrieve the fc threshold */
500         reg_val = rd32(hw,
501                        PRTMAC_HSEC_CTL_TX_PAUSE_REFRESH_TIMER(IDX_OF_LFC));
502         fc_threshold_val = reg_val & MAKEMASK(0xFFFF, 0);
503         cmd->fc_refresh_threshold = CPU_TO_LE16(fc_threshold_val);
504
505         return ice_aq_send_cmd(hw, &desc, NULL, 0, cd);
506 }
507
508 /**
509  * ice_init_fltr_mgmt_struct - initializes filter management list and locks
510  * @hw: pointer to the HW struct
511  */
512 static enum ice_status ice_init_fltr_mgmt_struct(struct ice_hw *hw)
513 {
514         struct ice_switch_info *sw;
515
516         hw->switch_info = (struct ice_switch_info *)
517                           ice_malloc(hw, sizeof(*hw->switch_info));
518         sw = hw->switch_info;
519
520         if (!sw)
521                 return ICE_ERR_NO_MEMORY;
522
523         INIT_LIST_HEAD(&sw->vsi_list_map_head);
524
525         return ice_init_def_sw_recp(hw);
526 }
527
528 /**
529  * ice_cleanup_fltr_mgmt_struct - cleanup filter management list and locks
530  * @hw: pointer to the HW struct
531  */
532 static void ice_cleanup_fltr_mgmt_struct(struct ice_hw *hw)
533 {
534         struct ice_switch_info *sw = hw->switch_info;
535         struct ice_vsi_list_map_info *v_pos_map;
536         struct ice_vsi_list_map_info *v_tmp_map;
537         struct ice_sw_recipe *recps;
538         u8 i;
539
540         LIST_FOR_EACH_ENTRY_SAFE(v_pos_map, v_tmp_map, &sw->vsi_list_map_head,
541                                  ice_vsi_list_map_info, list_entry) {
542                 LIST_DEL(&v_pos_map->list_entry);
543                 ice_free(hw, v_pos_map);
544         }
545         recps = hw->switch_info->recp_list;
546         for (i = 0; i < ICE_MAX_NUM_RECIPES; i++) {
547                 recps[i].root_rid = i;
548
549                 if (recps[i].adv_rule) {
550                         struct ice_adv_fltr_mgmt_list_entry *tmp_entry;
551                         struct ice_adv_fltr_mgmt_list_entry *lst_itr;
552
553                         ice_destroy_lock(&recps[i].filt_rule_lock);
554                         LIST_FOR_EACH_ENTRY_SAFE(lst_itr, tmp_entry,
555                                                  &recps[i].filt_rules,
556                                                  ice_adv_fltr_mgmt_list_entry,
557                                                  list_entry) {
558                                 LIST_DEL(&lst_itr->list_entry);
559                                 ice_free(hw, lst_itr->lkups);
560                                 ice_free(hw, lst_itr);
561                         }
562                 } else {
563                         struct ice_fltr_mgmt_list_entry *lst_itr, *tmp_entry;
564
565                         ice_destroy_lock(&recps[i].filt_rule_lock);
566                         LIST_FOR_EACH_ENTRY_SAFE(lst_itr, tmp_entry,
567                                                  &recps[i].filt_rules,
568                                                  ice_fltr_mgmt_list_entry,
569                                                  list_entry) {
570                                 LIST_DEL(&lst_itr->list_entry);
571                                 ice_free(hw, lst_itr);
572                         }
573                 }
574         }
575         ice_rm_all_sw_replay_rule_info(hw);
576         ice_free(hw, sw->recp_list);
577         ice_free(hw, sw);
578 }
579
580 #define ICE_FW_LOG_DESC_SIZE(n) (sizeof(struct ice_aqc_fw_logging_data) + \
581         (((n) - 1) * sizeof(((struct ice_aqc_fw_logging_data *)0)->entry)))
582 #define ICE_FW_LOG_DESC_SIZE_MAX        \
583         ICE_FW_LOG_DESC_SIZE(ICE_AQC_FW_LOG_ID_MAX)
584
585 /**
586  * ice_get_fw_log_cfg - get FW logging configuration
587  * @hw: pointer to the HW struct
588  */
589 static enum ice_status ice_get_fw_log_cfg(struct ice_hw *hw)
590 {
591         struct ice_aqc_fw_logging_data *config;
592         struct ice_aq_desc desc;
593         enum ice_status status;
594         u16 size;
595
596         size = ICE_FW_LOG_DESC_SIZE_MAX;
597         config = (struct ice_aqc_fw_logging_data *)ice_malloc(hw, size);
598         if (!config)
599                 return ICE_ERR_NO_MEMORY;
600
601         ice_fill_dflt_direct_cmd_desc(&desc, ice_aqc_opc_fw_logging_info);
602
603         desc.flags |= CPU_TO_LE16(ICE_AQ_FLAG_BUF);
604         desc.flags |= CPU_TO_LE16(ICE_AQ_FLAG_RD);
605
606         status = ice_aq_send_cmd(hw, &desc, config, size, NULL);
607         if (!status) {
608                 u16 i;
609
610                 /* Save fw logging information into the HW structure */
611                 for (i = 0; i < ICE_AQC_FW_LOG_ID_MAX; i++) {
612                         u16 v, m, flgs;
613
614                         v = LE16_TO_CPU(config->entry[i]);
615                         m = (v & ICE_AQC_FW_LOG_ID_M) >> ICE_AQC_FW_LOG_ID_S;
616                         flgs = (v & ICE_AQC_FW_LOG_EN_M) >> ICE_AQC_FW_LOG_EN_S;
617
618                         if (m < ICE_AQC_FW_LOG_ID_MAX)
619                                 hw->fw_log.evnts[m].cur = flgs;
620                 }
621         }
622
623         ice_free(hw, config);
624
625         return status;
626 }
627
628 /**
629  * ice_cfg_fw_log - configure FW logging
630  * @hw: pointer to the HW struct
631  * @enable: enable certain FW logging events if true, disable all if false
632  *
633  * This function enables/disables the FW logging via Rx CQ events and a UART
634  * port based on predetermined configurations. FW logging via the Rx CQ can be
635  * enabled/disabled for individual PF's. However, FW logging via the UART can
636  * only be enabled/disabled for all PFs on the same device.
637  *
638  * To enable overall FW logging, the "cq_en" and "uart_en" enable bits in
639  * hw->fw_log need to be set accordingly, e.g. based on user-provided input,
640  * before initializing the device.
641  *
642  * When re/configuring FW logging, callers need to update the "cfg" elements of
643  * the hw->fw_log.evnts array with the desired logging event configurations for
644  * modules of interest. When disabling FW logging completely, the callers can
645  * just pass false in the "enable" parameter. On completion, the function will
646  * update the "cur" element of the hw->fw_log.evnts array with the resulting
647  * logging event configurations of the modules that are being re/configured. FW
648  * logging modules that are not part of a reconfiguration operation retain their
649  * previous states.
650  *
651  * Before resetting the device, it is recommended that the driver disables FW
652  * logging before shutting down the control queue. When disabling FW logging
653  * ("enable" = false), the latest configurations of FW logging events stored in
654  * hw->fw_log.evnts[] are not overridden to allow them to be reconfigured after
655  * a device reset.
656  *
657  * When enabling FW logging to emit log messages via the Rx CQ during the
658  * device's initialization phase, a mechanism alternative to interrupt handlers
659  * needs to be used to extract FW log messages from the Rx CQ periodically and
660  * to prevent the Rx CQ from being full and stalling other types of control
661  * messages from FW to SW. Interrupts are typically disabled during the device's
662  * initialization phase.
663  */
664 static enum ice_status ice_cfg_fw_log(struct ice_hw *hw, bool enable)
665 {
666         struct ice_aqc_fw_logging_data *data = NULL;
667         struct ice_aqc_fw_logging *cmd;
668         enum ice_status status = ICE_SUCCESS;
669         u16 i, chgs = 0, len = 0;
670         struct ice_aq_desc desc;
671         u8 actv_evnts = 0;
672         void *buf = NULL;
673
674         if (!hw->fw_log.cq_en && !hw->fw_log.uart_en)
675                 return ICE_SUCCESS;
676
677         /* Disable FW logging only when the control queue is still responsive */
678         if (!enable &&
679             (!hw->fw_log.actv_evnts || !ice_check_sq_alive(hw, &hw->adminq)))
680                 return ICE_SUCCESS;
681
682         /* Get current FW log settings */
683         status = ice_get_fw_log_cfg(hw);
684         if (status)
685                 return status;
686
687         ice_fill_dflt_direct_cmd_desc(&desc, ice_aqc_opc_fw_logging);
688         cmd = &desc.params.fw_logging;
689
690         /* Indicate which controls are valid */
691         if (hw->fw_log.cq_en)
692                 cmd->log_ctrl_valid |= ICE_AQC_FW_LOG_AQ_VALID;
693
694         if (hw->fw_log.uart_en)
695                 cmd->log_ctrl_valid |= ICE_AQC_FW_LOG_UART_VALID;
696
697         if (enable) {
698                 /* Fill in an array of entries with FW logging modules and
699                  * logging events being reconfigured.
700                  */
701                 for (i = 0; i < ICE_AQC_FW_LOG_ID_MAX; i++) {
702                         u16 val;
703
704                         /* Keep track of enabled event types */
705                         actv_evnts |= hw->fw_log.evnts[i].cfg;
706
707                         if (hw->fw_log.evnts[i].cfg == hw->fw_log.evnts[i].cur)
708                                 continue;
709
710                         if (!data) {
711                                 data = (struct ice_aqc_fw_logging_data *)
712                                         ice_malloc(hw,
713                                                    ICE_FW_LOG_DESC_SIZE_MAX);
714                                 if (!data)
715                                         return ICE_ERR_NO_MEMORY;
716                         }
717
718                         val = i << ICE_AQC_FW_LOG_ID_S;
719                         val |= hw->fw_log.evnts[i].cfg << ICE_AQC_FW_LOG_EN_S;
720                         data->entry[chgs++] = CPU_TO_LE16(val);
721                 }
722
723                 /* Only enable FW logging if at least one module is specified.
724                  * If FW logging is currently enabled but all modules are not
725                  * enabled to emit log messages, disable FW logging altogether.
726                  */
727                 if (actv_evnts) {
728                         /* Leave if there is effectively no change */
729                         if (!chgs)
730                                 goto out;
731
732                         if (hw->fw_log.cq_en)
733                                 cmd->log_ctrl |= ICE_AQC_FW_LOG_AQ_EN;
734
735                         if (hw->fw_log.uart_en)
736                                 cmd->log_ctrl |= ICE_AQC_FW_LOG_UART_EN;
737
738                         buf = data;
739                         len = ICE_FW_LOG_DESC_SIZE(chgs);
740                         desc.flags |= CPU_TO_LE16(ICE_AQ_FLAG_RD);
741                 }
742         }
743
744         status = ice_aq_send_cmd(hw, &desc, buf, len, NULL);
745         if (!status) {
746                 /* Update the current configuration to reflect events enabled.
747                  * hw->fw_log.cq_en and hw->fw_log.uart_en indicate if the FW
748                  * logging mode is enabled for the device. They do not reflect
749                  * actual modules being enabled to emit log messages. So, their
750                  * values remain unchanged even when all modules are disabled.
751                  */
752                 u16 cnt = enable ? chgs : (u16)ICE_AQC_FW_LOG_ID_MAX;
753
754                 hw->fw_log.actv_evnts = actv_evnts;
755                 for (i = 0; i < cnt; i++) {
756                         u16 v, m;
757
758                         if (!enable) {
759                                 /* When disabling all FW logging events as part
760                                  * of device's de-initialization, the original
761                                  * configurations are retained, and can be used
762                                  * to reconfigure FW logging later if the device
763                                  * is re-initialized.
764                                  */
765                                 hw->fw_log.evnts[i].cur = 0;
766                                 continue;
767                         }
768
769                         v = LE16_TO_CPU(data->entry[i]);
770                         m = (v & ICE_AQC_FW_LOG_ID_M) >> ICE_AQC_FW_LOG_ID_S;
771                         hw->fw_log.evnts[m].cur = hw->fw_log.evnts[m].cfg;
772                 }
773         }
774
775 out:
776         if (data)
777                 ice_free(hw, data);
778
779         return status;
780 }
781
782 /**
783  * ice_output_fw_log
784  * @hw: pointer to the HW struct
785  * @desc: pointer to the AQ message descriptor
786  * @buf: pointer to the buffer accompanying the AQ message
787  *
788  * Formats a FW Log message and outputs it via the standard driver logs.
789  */
790 void ice_output_fw_log(struct ice_hw *hw, struct ice_aq_desc *desc, void *buf)
791 {
792         ice_debug(hw, ICE_DBG_AQ_MSG, "[ FW Log Msg Start ]\n");
793         ice_debug_array(hw, ICE_DBG_AQ_MSG, 16, 1, (u8 *)buf,
794                         LE16_TO_CPU(desc->datalen));
795         ice_debug(hw, ICE_DBG_AQ_MSG, "[ FW Log Msg End ]\n");
796 }
797
798 /**
799  * ice_get_itr_intrl_gran - determine int/intrl granularity
800  * @hw: pointer to the HW struct
801  *
802  * Determines the itr/intrl granularities based on the maximum aggregate
803  * bandwidth according to the device's configuration during power-on.
804  */
805 static void ice_get_itr_intrl_gran(struct ice_hw *hw)
806 {
807         u8 max_agg_bw = (rd32(hw, GL_PWR_MODE_CTL) &
808                          GL_PWR_MODE_CTL_CAR_MAX_BW_M) >>
809                         GL_PWR_MODE_CTL_CAR_MAX_BW_S;
810
811         switch (max_agg_bw) {
812         case ICE_MAX_AGG_BW_200G:
813         case ICE_MAX_AGG_BW_100G:
814         case ICE_MAX_AGG_BW_50G:
815                 hw->itr_gran = ICE_ITR_GRAN_ABOVE_25;
816                 hw->intrl_gran = ICE_INTRL_GRAN_ABOVE_25;
817                 break;
818         case ICE_MAX_AGG_BW_25G:
819                 hw->itr_gran = ICE_ITR_GRAN_MAX_25;
820                 hw->intrl_gran = ICE_INTRL_GRAN_MAX_25;
821                 break;
822         }
823 }
824
825 /**
826  * ice_init_hw - main hardware initialization routine
827  * @hw: pointer to the hardware structure
828  */
829 enum ice_status ice_init_hw(struct ice_hw *hw)
830 {
831         struct ice_aqc_get_phy_caps_data *pcaps;
832         enum ice_status status;
833         u16 mac_buf_len;
834         void *mac_buf;
835
836         ice_debug(hw, ICE_DBG_TRACE, "ice_init_hw");
837
838
839         /* Set MAC type based on DeviceID */
840         status = ice_set_mac_type(hw);
841         if (status)
842                 return status;
843
844         hw->pf_id = (u8)(rd32(hw, PF_FUNC_RID) &
845                          PF_FUNC_RID_FUNCTION_NUMBER_M) >>
846                 PF_FUNC_RID_FUNCTION_NUMBER_S;
847
848
849         status = ice_reset(hw, ICE_RESET_PFR);
850         if (status)
851                 return status;
852
853         ice_get_itr_intrl_gran(hw);
854
855
856         status = ice_create_all_ctrlq(hw);
857         if (status)
858                 goto err_unroll_cqinit;
859
860         /* Enable FW logging. Not fatal if this fails. */
861         status = ice_cfg_fw_log(hw, true);
862         if (status)
863                 ice_debug(hw, ICE_DBG_INIT, "Failed to enable FW logging.\n");
864
865         status = ice_clear_pf_cfg(hw);
866         if (status)
867                 goto err_unroll_cqinit;
868
869         /* Set bit to enable Flow Director filters */
870         wr32(hw, PFQF_FD_ENA, PFQF_FD_ENA_FD_ENA_M);
871         INIT_LIST_HEAD(&hw->fdir_list_head);
872
873         ice_clear_pxe_mode(hw);
874
875         status = ice_init_nvm(hw);
876         if (status)
877                 goto err_unroll_cqinit;
878
879         status = ice_get_caps(hw);
880         if (status)
881                 goto err_unroll_cqinit;
882
883         hw->port_info = (struct ice_port_info *)
884                         ice_malloc(hw, sizeof(*hw->port_info));
885         if (!hw->port_info) {
886                 status = ICE_ERR_NO_MEMORY;
887                 goto err_unroll_cqinit;
888         }
889
890         /* set the back pointer to HW */
891         hw->port_info->hw = hw;
892
893         /* Initialize port_info struct with switch configuration data */
894         status = ice_get_initial_sw_cfg(hw);
895         if (status)
896                 goto err_unroll_alloc;
897
898         hw->evb_veb = true;
899
900         /* Query the allocated resources for Tx scheduler */
901         status = ice_sched_query_res_alloc(hw);
902         if (status) {
903                 ice_debug(hw, ICE_DBG_SCHED,
904                           "Failed to get scheduler allocated resources\n");
905                 goto err_unroll_alloc;
906         }
907
908
909         /* Initialize port_info struct with scheduler data */
910         status = ice_sched_init_port(hw->port_info);
911         if (status)
912                 goto err_unroll_sched;
913
914         pcaps = (struct ice_aqc_get_phy_caps_data *)
915                 ice_malloc(hw, sizeof(*pcaps));
916         if (!pcaps) {
917                 status = ICE_ERR_NO_MEMORY;
918                 goto err_unroll_sched;
919         }
920
921         /* Initialize port_info struct with PHY capabilities */
922         status = ice_aq_get_phy_caps(hw->port_info, false,
923                                      ICE_AQC_REPORT_TOPO_CAP, pcaps, NULL);
924         ice_free(hw, pcaps);
925         if (status)
926                 goto err_unroll_sched;
927
928         /* Initialize port_info struct with link information */
929         status = ice_aq_get_link_info(hw->port_info, false, NULL, NULL);
930         if (status)
931                 goto err_unroll_sched;
932         /* need a valid SW entry point to build a Tx tree */
933         if (!hw->sw_entry_point_layer) {
934                 ice_debug(hw, ICE_DBG_SCHED, "invalid sw entry point\n");
935                 status = ICE_ERR_CFG;
936                 goto err_unroll_sched;
937         }
938         INIT_LIST_HEAD(&hw->agg_list);
939         /* Initialize max burst size */
940         if (!hw->max_burst_size)
941                 ice_cfg_rl_burst_size(hw, ICE_SCHED_DFLT_BURST_SIZE);
942
943         status = ice_init_fltr_mgmt_struct(hw);
944         if (status)
945                 goto err_unroll_sched;
946
947
948         /* Get MAC information */
949         /* A single port can report up to two (LAN and WoL) addresses */
950         mac_buf = ice_calloc(hw, 2,
951                              sizeof(struct ice_aqc_manage_mac_read_resp));
952         mac_buf_len = 2 * sizeof(struct ice_aqc_manage_mac_read_resp);
953
954         if (!mac_buf) {
955                 status = ICE_ERR_NO_MEMORY;
956                 goto err_unroll_fltr_mgmt_struct;
957         }
958
959         status = ice_aq_manage_mac_read(hw, mac_buf, mac_buf_len, NULL);
960         ice_free(hw, mac_buf);
961
962         if (status)
963                 goto err_unroll_fltr_mgmt_struct;
964
965         ice_init_flex_flds(hw, ICE_RXDID_FLEX_NIC);
966         ice_init_flex_flds(hw, ICE_RXDID_FLEX_NIC_2);
967         /* Obtain counter base index which would be used by flow director */
968         status = ice_alloc_fd_res_cntr(hw, &hw->fd_ctr_base);
969         if (status)
970                 goto err_unroll_fltr_mgmt_struct;
971         status = ice_init_hw_tbls(hw);
972         if (status)
973                 goto err_unroll_fltr_mgmt_struct;
974         return ICE_SUCCESS;
975
976 err_unroll_fltr_mgmt_struct:
977         ice_cleanup_fltr_mgmt_struct(hw);
978 err_unroll_sched:
979         ice_sched_cleanup_all(hw);
980 err_unroll_alloc:
981         ice_free(hw, hw->port_info);
982         hw->port_info = NULL;
983 err_unroll_cqinit:
984         ice_destroy_all_ctrlq(hw);
985         return status;
986 }
987
988 /**
989  * ice_deinit_hw - unroll initialization operations done by ice_init_hw
990  * @hw: pointer to the hardware structure
991  *
992  * This should be called only during nominal operation, not as a result of
993  * ice_init_hw() failing since ice_init_hw() will take care of unrolling
994  * applicable initializations if it fails for any reason.
995  */
996 void ice_deinit_hw(struct ice_hw *hw)
997 {
998         ice_free_fd_res_cntr(hw, hw->fd_ctr_base);
999         ice_cleanup_fltr_mgmt_struct(hw);
1000
1001         ice_sched_cleanup_all(hw);
1002         ice_sched_clear_agg(hw);
1003         ice_free_seg(hw);
1004         ice_free_hw_tbls(hw);
1005
1006         if (hw->port_info) {
1007                 ice_free(hw, hw->port_info);
1008                 hw->port_info = NULL;
1009         }
1010
1011         /* Attempt to disable FW logging before shutting down control queues */
1012         ice_cfg_fw_log(hw, false);
1013         ice_destroy_all_ctrlq(hw);
1014
1015         /* Clear VSI contexts if not already cleared */
1016         ice_clear_all_vsi_ctx(hw);
1017 }
1018
1019 /**
1020  * ice_check_reset - Check to see if a global reset is complete
1021  * @hw: pointer to the hardware structure
1022  */
1023 enum ice_status ice_check_reset(struct ice_hw *hw)
1024 {
1025         u32 cnt, reg = 0, grst_delay;
1026
1027         /* Poll for Device Active state in case a recent CORER, GLOBR,
1028          * or EMPR has occurred. The grst delay value is in 100ms units.
1029          * Add 1sec for outstanding AQ commands that can take a long time.
1030          */
1031 #define GLGEN_RSTCTL            0x000B8180 /* Reset Source: POR */
1032 #define GLGEN_RSTCTL_GRSTDEL_S  0
1033 #define GLGEN_RSTCTL_GRSTDEL_M  MAKEMASK(0x3F, GLGEN_RSTCTL_GRSTDEL_S)
1034         grst_delay = ((rd32(hw, GLGEN_RSTCTL) & GLGEN_RSTCTL_GRSTDEL_M) >>
1035                       GLGEN_RSTCTL_GRSTDEL_S) + 10;
1036
1037         for (cnt = 0; cnt < grst_delay; cnt++) {
1038                 ice_msec_delay(100, true);
1039                 reg = rd32(hw, GLGEN_RSTAT);
1040                 if (!(reg & GLGEN_RSTAT_DEVSTATE_M))
1041                         break;
1042         }
1043
1044         if (cnt == grst_delay) {
1045                 ice_debug(hw, ICE_DBG_INIT,
1046                           "Global reset polling failed to complete.\n");
1047                 return ICE_ERR_RESET_FAILED;
1048         }
1049
1050 #define ICE_RESET_DONE_MASK     (GLNVM_ULD_CORER_DONE_M | \
1051                                  GLNVM_ULD_GLOBR_DONE_M)
1052
1053         /* Device is Active; check Global Reset processes are done */
1054         for (cnt = 0; cnt < ICE_PF_RESET_WAIT_COUNT; cnt++) {
1055                 reg = rd32(hw, GLNVM_ULD) & ICE_RESET_DONE_MASK;
1056                 if (reg == ICE_RESET_DONE_MASK) {
1057                         ice_debug(hw, ICE_DBG_INIT,
1058                                   "Global reset processes done. %d\n", cnt);
1059                         break;
1060                 }
1061                 ice_msec_delay(10, true);
1062         }
1063
1064         if (cnt == ICE_PF_RESET_WAIT_COUNT) {
1065                 ice_debug(hw, ICE_DBG_INIT,
1066                           "Wait for Reset Done timed out. GLNVM_ULD = 0x%x\n",
1067                           reg);
1068                 return ICE_ERR_RESET_FAILED;
1069         }
1070
1071         return ICE_SUCCESS;
1072 }
1073
1074 /**
1075  * ice_pf_reset - Reset the PF
1076  * @hw: pointer to the hardware structure
1077  *
1078  * If a global reset has been triggered, this function checks
1079  * for its completion and then issues the PF reset
1080  */
1081 static enum ice_status ice_pf_reset(struct ice_hw *hw)
1082 {
1083         u32 cnt, reg;
1084
1085         /* If at function entry a global reset was already in progress, i.e.
1086          * state is not 'device active' or any of the reset done bits are not
1087          * set in GLNVM_ULD, there is no need for a PF Reset; poll until the
1088          * global reset is done.
1089          */
1090         if ((rd32(hw, GLGEN_RSTAT) & GLGEN_RSTAT_DEVSTATE_M) ||
1091             (rd32(hw, GLNVM_ULD) & ICE_RESET_DONE_MASK) ^ ICE_RESET_DONE_MASK) {
1092                 /* poll on global reset currently in progress until done */
1093                 if (ice_check_reset(hw))
1094                         return ICE_ERR_RESET_FAILED;
1095
1096                 return ICE_SUCCESS;
1097         }
1098
1099         /* Reset the PF */
1100         reg = rd32(hw, PFGEN_CTRL);
1101
1102         wr32(hw, PFGEN_CTRL, (reg | PFGEN_CTRL_PFSWR_M));
1103
1104         for (cnt = 0; cnt < ICE_PF_RESET_WAIT_COUNT; cnt++) {
1105                 reg = rd32(hw, PFGEN_CTRL);
1106                 if (!(reg & PFGEN_CTRL_PFSWR_M))
1107                         break;
1108
1109                 ice_msec_delay(1, true);
1110         }
1111
1112         if (cnt == ICE_PF_RESET_WAIT_COUNT) {
1113                 ice_debug(hw, ICE_DBG_INIT,
1114                           "PF reset polling failed to complete.\n");
1115                 return ICE_ERR_RESET_FAILED;
1116         }
1117
1118         return ICE_SUCCESS;
1119 }
1120
1121 /**
1122  * ice_reset - Perform different types of reset
1123  * @hw: pointer to the hardware structure
1124  * @req: reset request
1125  *
1126  * This function triggers a reset as specified by the req parameter.
1127  *
1128  * Note:
1129  * If anything other than a PF reset is triggered, PXE mode is restored.
1130  * This has to be cleared using ice_clear_pxe_mode again, once the AQ
1131  * interface has been restored in the rebuild flow.
1132  */
1133 enum ice_status ice_reset(struct ice_hw *hw, enum ice_reset_req req)
1134 {
1135         u32 val = 0;
1136
1137         switch (req) {
1138         case ICE_RESET_PFR:
1139                 return ice_pf_reset(hw);
1140         case ICE_RESET_CORER:
1141                 ice_debug(hw, ICE_DBG_INIT, "CoreR requested\n");
1142                 val = GLGEN_RTRIG_CORER_M;
1143                 break;
1144         case ICE_RESET_GLOBR:
1145                 ice_debug(hw, ICE_DBG_INIT, "GlobalR requested\n");
1146                 val = GLGEN_RTRIG_GLOBR_M;
1147                 break;
1148         default:
1149                 return ICE_ERR_PARAM;
1150         }
1151
1152         val |= rd32(hw, GLGEN_RTRIG);
1153         wr32(hw, GLGEN_RTRIG, val);
1154         ice_flush(hw);
1155
1156
1157         /* wait for the FW to be ready */
1158         return ice_check_reset(hw);
1159 }
1160
1161
1162
1163 /**
1164  * ice_copy_rxq_ctx_to_hw
1165  * @hw: pointer to the hardware structure
1166  * @ice_rxq_ctx: pointer to the rxq context
1167  * @rxq_index: the index of the Rx queue
1168  *
1169  * Copies rxq context from dense structure to HW register space
1170  */
1171 static enum ice_status
1172 ice_copy_rxq_ctx_to_hw(struct ice_hw *hw, u8 *ice_rxq_ctx, u32 rxq_index)
1173 {
1174         u8 i;
1175
1176         if (!ice_rxq_ctx)
1177                 return ICE_ERR_BAD_PTR;
1178
1179         if (rxq_index > QRX_CTRL_MAX_INDEX)
1180                 return ICE_ERR_PARAM;
1181
1182         /* Copy each dword separately to HW */
1183         for (i = 0; i < ICE_RXQ_CTX_SIZE_DWORDS; i++) {
1184                 wr32(hw, QRX_CONTEXT(i, rxq_index),
1185                      *((u32 *)(ice_rxq_ctx + (i * sizeof(u32)))));
1186
1187                 ice_debug(hw, ICE_DBG_QCTX, "qrxdata[%d]: %08X\n", i,
1188                           *((u32 *)(ice_rxq_ctx + (i * sizeof(u32)))));
1189         }
1190
1191         return ICE_SUCCESS;
1192 }
1193
1194 /* LAN Rx Queue Context */
1195 static const struct ice_ctx_ele ice_rlan_ctx_info[] = {
1196         /* Field                Width   LSB */
1197         ICE_CTX_STORE(ice_rlan_ctx, head,               13,     0),
1198         ICE_CTX_STORE(ice_rlan_ctx, cpuid,              8,      13),
1199         ICE_CTX_STORE(ice_rlan_ctx, base,               57,     32),
1200         ICE_CTX_STORE(ice_rlan_ctx, qlen,               13,     89),
1201         ICE_CTX_STORE(ice_rlan_ctx, dbuf,               7,      102),
1202         ICE_CTX_STORE(ice_rlan_ctx, hbuf,               5,      109),
1203         ICE_CTX_STORE(ice_rlan_ctx, dtype,              2,      114),
1204         ICE_CTX_STORE(ice_rlan_ctx, dsize,              1,      116),
1205         ICE_CTX_STORE(ice_rlan_ctx, crcstrip,           1,      117),
1206         ICE_CTX_STORE(ice_rlan_ctx, l2tsel,             1,      119),
1207         ICE_CTX_STORE(ice_rlan_ctx, hsplit_0,           4,      120),
1208         ICE_CTX_STORE(ice_rlan_ctx, hsplit_1,           2,      124),
1209         ICE_CTX_STORE(ice_rlan_ctx, showiv,             1,      127),
1210         ICE_CTX_STORE(ice_rlan_ctx, rxmax,              14,     174),
1211         ICE_CTX_STORE(ice_rlan_ctx, tphrdesc_ena,       1,      193),
1212         ICE_CTX_STORE(ice_rlan_ctx, tphwdesc_ena,       1,      194),
1213         ICE_CTX_STORE(ice_rlan_ctx, tphdata_ena,        1,      195),
1214         ICE_CTX_STORE(ice_rlan_ctx, tphhead_ena,        1,      196),
1215         ICE_CTX_STORE(ice_rlan_ctx, lrxqthresh,         3,      198),
1216         { 0 }
1217 };
1218
1219 /**
1220  * ice_write_rxq_ctx
1221  * @hw: pointer to the hardware structure
1222  * @rlan_ctx: pointer to the rxq context
1223  * @rxq_index: the index of the Rx queue
1224  *
1225  * Converts rxq context from sparse to dense structure and then writes
1226  * it to HW register space
1227  */
1228 enum ice_status
1229 ice_write_rxq_ctx(struct ice_hw *hw, struct ice_rlan_ctx *rlan_ctx,
1230                   u32 rxq_index)
1231 {
1232         u8 ctx_buf[ICE_RXQ_CTX_SZ] = { 0 };
1233
1234         ice_set_ctx((u8 *)rlan_ctx, ctx_buf, ice_rlan_ctx_info);
1235         return ice_copy_rxq_ctx_to_hw(hw, ctx_buf, rxq_index);
1236 }
1237
1238 #if !defined(NO_UNUSED_CTX_CODE) || defined(AE_DRIVER)
1239 /**
1240  * ice_clear_rxq_ctx
1241  * @hw: pointer to the hardware structure
1242  * @rxq_index: the index of the Rx queue to clear
1243  *
1244  * Clears rxq context in HW register space
1245  */
1246 enum ice_status ice_clear_rxq_ctx(struct ice_hw *hw, u32 rxq_index)
1247 {
1248         u8 i;
1249
1250         if (rxq_index > QRX_CTRL_MAX_INDEX)
1251                 return ICE_ERR_PARAM;
1252
1253         /* Clear each dword register separately */
1254         for (i = 0; i < ICE_RXQ_CTX_SIZE_DWORDS; i++)
1255                 wr32(hw, QRX_CONTEXT(i, rxq_index), 0);
1256
1257         return ICE_SUCCESS;
1258 }
1259 #endif /* !NO_UNUSED_CTX_CODE || AE_DRIVER */
1260
1261 /* LAN Tx Queue Context */
1262 const struct ice_ctx_ele ice_tlan_ctx_info[] = {
1263                                     /* Field                    Width   LSB */
1264         ICE_CTX_STORE(ice_tlan_ctx, base,                       57,     0),
1265         ICE_CTX_STORE(ice_tlan_ctx, port_num,                   3,      57),
1266         ICE_CTX_STORE(ice_tlan_ctx, cgd_num,                    5,      60),
1267         ICE_CTX_STORE(ice_tlan_ctx, pf_num,                     3,      65),
1268         ICE_CTX_STORE(ice_tlan_ctx, vmvf_num,                   10,     68),
1269         ICE_CTX_STORE(ice_tlan_ctx, vmvf_type,                  2,      78),
1270         ICE_CTX_STORE(ice_tlan_ctx, src_vsi,                    10,     80),
1271         ICE_CTX_STORE(ice_tlan_ctx, tsyn_ena,                   1,      90),
1272         ICE_CTX_STORE(ice_tlan_ctx, alt_vlan,                   1,      92),
1273         ICE_CTX_STORE(ice_tlan_ctx, cpuid,                      8,      93),
1274         ICE_CTX_STORE(ice_tlan_ctx, wb_mode,                    1,      101),
1275         ICE_CTX_STORE(ice_tlan_ctx, tphrd_desc,                 1,      102),
1276         ICE_CTX_STORE(ice_tlan_ctx, tphrd,                      1,      103),
1277         ICE_CTX_STORE(ice_tlan_ctx, tphwr_desc,                 1,      104),
1278         ICE_CTX_STORE(ice_tlan_ctx, cmpq_id,                    9,      105),
1279         ICE_CTX_STORE(ice_tlan_ctx, qnum_in_func,               14,     114),
1280         ICE_CTX_STORE(ice_tlan_ctx, itr_notification_mode,      1,      128),
1281         ICE_CTX_STORE(ice_tlan_ctx, adjust_prof_id,             6,      129),
1282         ICE_CTX_STORE(ice_tlan_ctx, qlen,                       13,     135),
1283         ICE_CTX_STORE(ice_tlan_ctx, quanta_prof_idx,            4,      148),
1284         ICE_CTX_STORE(ice_tlan_ctx, tso_ena,                    1,      152),
1285         ICE_CTX_STORE(ice_tlan_ctx, tso_qnum,                   11,     153),
1286         ICE_CTX_STORE(ice_tlan_ctx, legacy_int,                 1,      164),
1287         ICE_CTX_STORE(ice_tlan_ctx, drop_ena,                   1,      165),
1288         ICE_CTX_STORE(ice_tlan_ctx, cache_prof_idx,             2,      166),
1289         ICE_CTX_STORE(ice_tlan_ctx, pkt_shaper_prof_idx,        3,      168),
1290         ICE_CTX_STORE(ice_tlan_ctx, int_q_state,                110,    171),
1291         { 0 }
1292 };
1293
1294 #if !defined(NO_UNUSED_CTX_CODE) || defined(AE_DRIVER)
1295 /**
1296  * ice_copy_tx_cmpltnq_ctx_to_hw
1297  * @hw: pointer to the hardware structure
1298  * @ice_tx_cmpltnq_ctx: pointer to the Tx completion queue context
1299  * @tx_cmpltnq_index: the index of the completion queue
1300  *
1301  * Copies Tx completion queue context from dense structure to HW register space
1302  */
1303 static enum ice_status
1304 ice_copy_tx_cmpltnq_ctx_to_hw(struct ice_hw *hw, u8 *ice_tx_cmpltnq_ctx,
1305                               u32 tx_cmpltnq_index)
1306 {
1307         u8 i;
1308
1309         if (!ice_tx_cmpltnq_ctx)
1310                 return ICE_ERR_BAD_PTR;
1311
1312         if (tx_cmpltnq_index > GLTCLAN_CQ_CNTX0_MAX_INDEX)
1313                 return ICE_ERR_PARAM;
1314
1315         /* Copy each dword separately to HW */
1316         for (i = 0; i < ICE_TX_CMPLTNQ_CTX_SIZE_DWORDS; i++) {
1317                 wr32(hw, GLTCLAN_CQ_CNTX(i, tx_cmpltnq_index),
1318                      *((u32 *)(ice_tx_cmpltnq_ctx + (i * sizeof(u32)))));
1319
1320                 ice_debug(hw, ICE_DBG_QCTX, "cmpltnqdata[%d]: %08X\n", i,
1321                           *((u32 *)(ice_tx_cmpltnq_ctx + (i * sizeof(u32)))));
1322         }
1323
1324         return ICE_SUCCESS;
1325 }
1326
1327 /* LAN Tx Completion Queue Context */
1328 static const struct ice_ctx_ele ice_tx_cmpltnq_ctx_info[] = {
1329                                        /* Field                 Width   LSB */
1330         ICE_CTX_STORE(ice_tx_cmpltnq_ctx, base,                 57,     0),
1331         ICE_CTX_STORE(ice_tx_cmpltnq_ctx, q_len,                18,     64),
1332         ICE_CTX_STORE(ice_tx_cmpltnq_ctx, generation,           1,      96),
1333         ICE_CTX_STORE(ice_tx_cmpltnq_ctx, wrt_ptr,              22,     97),
1334         ICE_CTX_STORE(ice_tx_cmpltnq_ctx, pf_num,               3,      128),
1335         ICE_CTX_STORE(ice_tx_cmpltnq_ctx, vmvf_num,             10,     131),
1336         ICE_CTX_STORE(ice_tx_cmpltnq_ctx, vmvf_type,            2,      141),
1337         ICE_CTX_STORE(ice_tx_cmpltnq_ctx, tph_desc_wr,          1,      160),
1338         ICE_CTX_STORE(ice_tx_cmpltnq_ctx, cpuid,                8,      161),
1339         ICE_CTX_STORE(ice_tx_cmpltnq_ctx, cmpltn_cache,         512,    192),
1340         { 0 }
1341 };
1342
1343 /**
1344  * ice_write_tx_cmpltnq_ctx
1345  * @hw: pointer to the hardware structure
1346  * @tx_cmpltnq_ctx: pointer to the completion queue context
1347  * @tx_cmpltnq_index: the index of the completion queue
1348  *
1349  * Converts completion queue context from sparse to dense structure and then
1350  * writes it to HW register space
1351  */
1352 enum ice_status
1353 ice_write_tx_cmpltnq_ctx(struct ice_hw *hw,
1354                          struct ice_tx_cmpltnq_ctx *tx_cmpltnq_ctx,
1355                          u32 tx_cmpltnq_index)
1356 {
1357         u8 ctx_buf[ICE_TX_CMPLTNQ_CTX_SIZE_DWORDS * sizeof(u32)] = { 0 };
1358
1359         ice_set_ctx((u8 *)tx_cmpltnq_ctx, ctx_buf, ice_tx_cmpltnq_ctx_info);
1360         return ice_copy_tx_cmpltnq_ctx_to_hw(hw, ctx_buf, tx_cmpltnq_index);
1361 }
1362
1363 /**
1364  * ice_clear_tx_cmpltnq_ctx
1365  * @hw: pointer to the hardware structure
1366  * @tx_cmpltnq_index: the index of the completion queue to clear
1367  *
1368  * Clears Tx completion queue context in HW register space
1369  */
1370 enum ice_status
1371 ice_clear_tx_cmpltnq_ctx(struct ice_hw *hw, u32 tx_cmpltnq_index)
1372 {
1373         u8 i;
1374
1375         if (tx_cmpltnq_index > GLTCLAN_CQ_CNTX0_MAX_INDEX)
1376                 return ICE_ERR_PARAM;
1377
1378         /* Clear each dword register separately */
1379         for (i = 0; i < ICE_TX_CMPLTNQ_CTX_SIZE_DWORDS; i++)
1380                 wr32(hw, GLTCLAN_CQ_CNTX(i, tx_cmpltnq_index), 0);
1381
1382         return ICE_SUCCESS;
1383 }
1384
1385 /**
1386  * ice_copy_tx_drbell_q_ctx_to_hw
1387  * @hw: pointer to the hardware structure
1388  * @ice_tx_drbell_q_ctx: pointer to the doorbell queue context
1389  * @tx_drbell_q_index: the index of the doorbell queue
1390  *
1391  * Copies doorbell queue context from dense structure to HW register space
1392  */
1393 static enum ice_status
1394 ice_copy_tx_drbell_q_ctx_to_hw(struct ice_hw *hw, u8 *ice_tx_drbell_q_ctx,
1395                                u32 tx_drbell_q_index)
1396 {
1397         u8 i;
1398
1399         if (!ice_tx_drbell_q_ctx)
1400                 return ICE_ERR_BAD_PTR;
1401
1402         if (tx_drbell_q_index > QTX_COMM_DBLQ_DBELL_MAX_INDEX)
1403                 return ICE_ERR_PARAM;
1404
1405         /* Copy each dword separately to HW */
1406         for (i = 0; i < ICE_TX_DRBELL_Q_CTX_SIZE_DWORDS; i++) {
1407                 wr32(hw, QTX_COMM_DBLQ_CNTX(i, tx_drbell_q_index),
1408                      *((u32 *)(ice_tx_drbell_q_ctx + (i * sizeof(u32)))));
1409
1410                 ice_debug(hw, ICE_DBG_QCTX, "tx_drbell_qdata[%d]: %08X\n", i,
1411                           *((u32 *)(ice_tx_drbell_q_ctx + (i * sizeof(u32)))));
1412         }
1413
1414         return ICE_SUCCESS;
1415 }
1416
1417 /* LAN Tx Doorbell Queue Context info */
1418 static const struct ice_ctx_ele ice_tx_drbell_q_ctx_info[] = {
1419                                         /* Field                Width   LSB */
1420         ICE_CTX_STORE(ice_tx_drbell_q_ctx, base,                57,     0),
1421         ICE_CTX_STORE(ice_tx_drbell_q_ctx, ring_len,            13,     64),
1422         ICE_CTX_STORE(ice_tx_drbell_q_ctx, pf_num,              3,      80),
1423         ICE_CTX_STORE(ice_tx_drbell_q_ctx, vf_num,              8,      84),
1424         ICE_CTX_STORE(ice_tx_drbell_q_ctx, vmvf_type,           2,      94),
1425         ICE_CTX_STORE(ice_tx_drbell_q_ctx, cpuid,               8,      96),
1426         ICE_CTX_STORE(ice_tx_drbell_q_ctx, tph_desc_rd,         1,      104),
1427         ICE_CTX_STORE(ice_tx_drbell_q_ctx, tph_desc_wr,         1,      108),
1428         ICE_CTX_STORE(ice_tx_drbell_q_ctx, db_q_en,             1,      112),
1429         ICE_CTX_STORE(ice_tx_drbell_q_ctx, rd_head,             13,     128),
1430         ICE_CTX_STORE(ice_tx_drbell_q_ctx, rd_tail,             13,     144),
1431         { 0 }
1432 };
1433
1434 /**
1435  * ice_write_tx_drbell_q_ctx
1436  * @hw: pointer to the hardware structure
1437  * @tx_drbell_q_ctx: pointer to the doorbell queue context
1438  * @tx_drbell_q_index: the index of the doorbell queue
1439  *
1440  * Converts doorbell queue context from sparse to dense structure and then
1441  * writes it to HW register space
1442  */
1443 enum ice_status
1444 ice_write_tx_drbell_q_ctx(struct ice_hw *hw,
1445                           struct ice_tx_drbell_q_ctx *tx_drbell_q_ctx,
1446                           u32 tx_drbell_q_index)
1447 {
1448         u8 ctx_buf[ICE_TX_DRBELL_Q_CTX_SIZE_DWORDS * sizeof(u32)] = { 0 };
1449
1450         ice_set_ctx((u8 *)tx_drbell_q_ctx, ctx_buf, ice_tx_drbell_q_ctx_info);
1451         return ice_copy_tx_drbell_q_ctx_to_hw(hw, ctx_buf, tx_drbell_q_index);
1452 }
1453
1454 /**
1455  * ice_clear_tx_drbell_q_ctx
1456  * @hw: pointer to the hardware structure
1457  * @tx_drbell_q_index: the index of the doorbell queue to clear
1458  *
1459  * Clears doorbell queue context in HW register space
1460  */
1461 enum ice_status
1462 ice_clear_tx_drbell_q_ctx(struct ice_hw *hw, u32 tx_drbell_q_index)
1463 {
1464         u8 i;
1465
1466         if (tx_drbell_q_index > QTX_COMM_DBLQ_DBELL_MAX_INDEX)
1467                 return ICE_ERR_PARAM;
1468
1469         /* Clear each dword register separately */
1470         for (i = 0; i < ICE_TX_DRBELL_Q_CTX_SIZE_DWORDS; i++)
1471                 wr32(hw, QTX_COMM_DBLQ_CNTX(i, tx_drbell_q_index), 0);
1472
1473         return ICE_SUCCESS;
1474 }
1475 #endif /* !NO_UNUSED_CTX_CODE || AE_DRIVER */
1476
1477
1478 /* FW Admin Queue command wrappers */
1479
1480 /**
1481  * ice_aq_send_cmd - send FW Admin Queue command to FW Admin Queue
1482  * @hw: pointer to the HW struct
1483  * @desc: descriptor describing the command
1484  * @buf: buffer to use for indirect commands (NULL for direct commands)
1485  * @buf_size: size of buffer for indirect commands (0 for direct commands)
1486  * @cd: pointer to command details structure
1487  *
1488  * Helper function to send FW Admin Queue commands to the FW Admin Queue.
1489  */
1490 enum ice_status
1491 ice_aq_send_cmd(struct ice_hw *hw, struct ice_aq_desc *desc, void *buf,
1492                 u16 buf_size, struct ice_sq_cd *cd)
1493 {
1494         return ice_sq_send_cmd(hw, &hw->adminq, desc, buf, buf_size, cd);
1495 }
1496
1497 /**
1498  * ice_aq_get_fw_ver
1499  * @hw: pointer to the HW struct
1500  * @cd: pointer to command details structure or NULL
1501  *
1502  * Get the firmware version (0x0001) from the admin queue commands
1503  */
1504 enum ice_status ice_aq_get_fw_ver(struct ice_hw *hw, struct ice_sq_cd *cd)
1505 {
1506         struct ice_aqc_get_ver *resp;
1507         struct ice_aq_desc desc;
1508         enum ice_status status;
1509
1510         resp = &desc.params.get_ver;
1511
1512         ice_fill_dflt_direct_cmd_desc(&desc, ice_aqc_opc_get_ver);
1513
1514         status = ice_aq_send_cmd(hw, &desc, NULL, 0, cd);
1515
1516         if (!status) {
1517                 hw->fw_branch = resp->fw_branch;
1518                 hw->fw_maj_ver = resp->fw_major;
1519                 hw->fw_min_ver = resp->fw_minor;
1520                 hw->fw_patch = resp->fw_patch;
1521                 hw->fw_build = LE32_TO_CPU(resp->fw_build);
1522                 hw->api_branch = resp->api_branch;
1523                 hw->api_maj_ver = resp->api_major;
1524                 hw->api_min_ver = resp->api_minor;
1525                 hw->api_patch = resp->api_patch;
1526         }
1527
1528         return status;
1529 }
1530
1531 /**
1532  * ice_aq_send_driver_ver
1533  * @hw: pointer to the HW struct
1534  * @dv: driver's major, minor version
1535  * @cd: pointer to command details structure or NULL
1536  *
1537  * Send the driver version (0x0002) to the firmware
1538  */
1539 enum ice_status
1540 ice_aq_send_driver_ver(struct ice_hw *hw, struct ice_driver_ver *dv,
1541                        struct ice_sq_cd *cd)
1542 {
1543         struct ice_aqc_driver_ver *cmd;
1544         struct ice_aq_desc desc;
1545         u16 len;
1546
1547         cmd = &desc.params.driver_ver;
1548
1549         if (!dv)
1550                 return ICE_ERR_PARAM;
1551
1552         ice_fill_dflt_direct_cmd_desc(&desc, ice_aqc_opc_driver_ver);
1553
1554         desc.flags |= CPU_TO_LE16(ICE_AQ_FLAG_RD);
1555         cmd->major_ver = dv->major_ver;
1556         cmd->minor_ver = dv->minor_ver;
1557         cmd->build_ver = dv->build_ver;
1558         cmd->subbuild_ver = dv->subbuild_ver;
1559
1560         len = 0;
1561         while (len < sizeof(dv->driver_string) &&
1562                IS_ASCII(dv->driver_string[len]) && dv->driver_string[len])
1563                 len++;
1564
1565         return ice_aq_send_cmd(hw, &desc, dv->driver_string, len, cd);
1566 }
1567
1568 /**
1569  * ice_aq_q_shutdown
1570  * @hw: pointer to the HW struct
1571  * @unloading: is the driver unloading itself
1572  *
1573  * Tell the Firmware that we're shutting down the AdminQ and whether
1574  * or not the driver is unloading as well (0x0003).
1575  */
1576 enum ice_status ice_aq_q_shutdown(struct ice_hw *hw, bool unloading)
1577 {
1578         struct ice_aqc_q_shutdown *cmd;
1579         struct ice_aq_desc desc;
1580
1581         cmd = &desc.params.q_shutdown;
1582
1583         ice_fill_dflt_direct_cmd_desc(&desc, ice_aqc_opc_q_shutdown);
1584
1585         if (unloading)
1586                 cmd->driver_unloading = CPU_TO_LE32(ICE_AQC_DRIVER_UNLOADING);
1587
1588         return ice_aq_send_cmd(hw, &desc, NULL, 0, NULL);
1589 }
1590
1591 /**
1592  * ice_aq_req_res
1593  * @hw: pointer to the HW struct
1594  * @res: resource ID
1595  * @access: access type
1596  * @sdp_number: resource number
1597  * @timeout: the maximum time in ms that the driver may hold the resource
1598  * @cd: pointer to command details structure or NULL
1599  *
1600  * Requests common resource using the admin queue commands (0x0008).
1601  * When attempting to acquire the Global Config Lock, the driver can
1602  * learn of three states:
1603  *  1) ICE_SUCCESS -        acquired lock, and can perform download package
1604  *  2) ICE_ERR_AQ_ERROR -   did not get lock, driver should fail to load
1605  *  3) ICE_ERR_AQ_NO_WORK - did not get lock, but another driver has
1606  *                          successfully downloaded the package; the driver does
1607  *                          not have to download the package and can continue
1608  *                          loading
1609  *
1610  * Note that if the caller is in an acquire lock, perform action, release lock
1611  * phase of operation, it is possible that the FW may detect a timeout and issue
1612  * a CORER. In this case, the driver will receive a CORER interrupt and will
1613  * have to determine its cause. The calling thread that is handling this flow
1614  * will likely get an error propagated back to it indicating the Download
1615  * Package, Update Package or the Release Resource AQ commands timed out.
1616  */
1617 static enum ice_status
1618 ice_aq_req_res(struct ice_hw *hw, enum ice_aq_res_ids res,
1619                enum ice_aq_res_access_type access, u8 sdp_number, u32 *timeout,
1620                struct ice_sq_cd *cd)
1621 {
1622         struct ice_aqc_req_res *cmd_resp;
1623         struct ice_aq_desc desc;
1624         enum ice_status status;
1625
1626         ice_debug(hw, ICE_DBG_TRACE, "ice_aq_req_res");
1627
1628         cmd_resp = &desc.params.res_owner;
1629
1630         ice_fill_dflt_direct_cmd_desc(&desc, ice_aqc_opc_req_res);
1631
1632         cmd_resp->res_id = CPU_TO_LE16(res);
1633         cmd_resp->access_type = CPU_TO_LE16(access);
1634         cmd_resp->res_number = CPU_TO_LE32(sdp_number);
1635         cmd_resp->timeout = CPU_TO_LE32(*timeout);
1636         *timeout = 0;
1637
1638         status = ice_aq_send_cmd(hw, &desc, NULL, 0, cd);
1639
1640         /* The completion specifies the maximum time in ms that the driver
1641          * may hold the resource in the Timeout field.
1642          */
1643
1644         /* Global config lock response utilizes an additional status field.
1645          *
1646          * If the Global config lock resource is held by some other driver, the
1647          * command completes with ICE_AQ_RES_GLBL_IN_PROG in the status field
1648          * and the timeout field indicates the maximum time the current owner
1649          * of the resource has to free it.
1650          */
1651         if (res == ICE_GLOBAL_CFG_LOCK_RES_ID) {
1652                 if (LE16_TO_CPU(cmd_resp->status) == ICE_AQ_RES_GLBL_SUCCESS) {
1653                         *timeout = LE32_TO_CPU(cmd_resp->timeout);
1654                         return ICE_SUCCESS;
1655                 } else if (LE16_TO_CPU(cmd_resp->status) ==
1656                            ICE_AQ_RES_GLBL_IN_PROG) {
1657                         *timeout = LE32_TO_CPU(cmd_resp->timeout);
1658                         return ICE_ERR_AQ_ERROR;
1659                 } else if (LE16_TO_CPU(cmd_resp->status) ==
1660                            ICE_AQ_RES_GLBL_DONE) {
1661                         return ICE_ERR_AQ_NO_WORK;
1662                 }
1663
1664                 /* invalid FW response, force a timeout immediately */
1665                 *timeout = 0;
1666                 return ICE_ERR_AQ_ERROR;
1667         }
1668
1669         /* If the resource is held by some other driver, the command completes
1670          * with a busy return value and the timeout field indicates the maximum
1671          * time the current owner of the resource has to free it.
1672          */
1673         if (!status || hw->adminq.sq_last_status == ICE_AQ_RC_EBUSY)
1674                 *timeout = LE32_TO_CPU(cmd_resp->timeout);
1675
1676         return status;
1677 }
1678
1679 /**
1680  * ice_aq_release_res
1681  * @hw: pointer to the HW struct
1682  * @res: resource ID
1683  * @sdp_number: resource number
1684  * @cd: pointer to command details structure or NULL
1685  *
1686  * release common resource using the admin queue commands (0x0009)
1687  */
1688 static enum ice_status
1689 ice_aq_release_res(struct ice_hw *hw, enum ice_aq_res_ids res, u8 sdp_number,
1690                    struct ice_sq_cd *cd)
1691 {
1692         struct ice_aqc_req_res *cmd;
1693         struct ice_aq_desc desc;
1694
1695         ice_debug(hw, ICE_DBG_TRACE, "ice_aq_release_res");
1696
1697         cmd = &desc.params.res_owner;
1698
1699         ice_fill_dflt_direct_cmd_desc(&desc, ice_aqc_opc_release_res);
1700
1701         cmd->res_id = CPU_TO_LE16(res);
1702         cmd->res_number = CPU_TO_LE32(sdp_number);
1703
1704         return ice_aq_send_cmd(hw, &desc, NULL, 0, cd);
1705 }
1706
1707 /**
1708  * ice_acquire_res
1709  * @hw: pointer to the HW structure
1710  * @res: resource ID
1711  * @access: access type (read or write)
1712  * @timeout: timeout in milliseconds
1713  *
1714  * This function will attempt to acquire the ownership of a resource.
1715  */
1716 enum ice_status
1717 ice_acquire_res(struct ice_hw *hw, enum ice_aq_res_ids res,
1718                 enum ice_aq_res_access_type access, u32 timeout)
1719 {
1720 #define ICE_RES_POLLING_DELAY_MS        10
1721         u32 delay = ICE_RES_POLLING_DELAY_MS;
1722         u32 time_left = timeout;
1723         enum ice_status status;
1724
1725         ice_debug(hw, ICE_DBG_TRACE, "ice_acquire_res");
1726
1727         status = ice_aq_req_res(hw, res, access, 0, &time_left, NULL);
1728
1729         /* A return code of ICE_ERR_AQ_NO_WORK means that another driver has
1730          * previously acquired the resource and performed any necessary updates;
1731          * in this case the caller does not obtain the resource and has no
1732          * further work to do.
1733          */
1734         if (status == ICE_ERR_AQ_NO_WORK)
1735                 goto ice_acquire_res_exit;
1736
1737         if (status)
1738                 ice_debug(hw, ICE_DBG_RES,
1739                           "resource %d acquire type %d failed.\n", res, access);
1740
1741         /* If necessary, poll until the current lock owner timeouts */
1742         timeout = time_left;
1743         while (status && timeout && time_left) {
1744                 ice_msec_delay(delay, true);
1745                 timeout = (timeout > delay) ? timeout - delay : 0;
1746                 status = ice_aq_req_res(hw, res, access, 0, &time_left, NULL);
1747
1748                 if (status == ICE_ERR_AQ_NO_WORK)
1749                         /* lock free, but no work to do */
1750                         break;
1751
1752                 if (!status)
1753                         /* lock acquired */
1754                         break;
1755         }
1756         if (status && status != ICE_ERR_AQ_NO_WORK)
1757                 ice_debug(hw, ICE_DBG_RES, "resource acquire timed out.\n");
1758
1759 ice_acquire_res_exit:
1760         if (status == ICE_ERR_AQ_NO_WORK) {
1761                 if (access == ICE_RES_WRITE)
1762                         ice_debug(hw, ICE_DBG_RES,
1763                                   "resource indicates no work to do.\n");
1764                 else
1765                         ice_debug(hw, ICE_DBG_RES,
1766                                   "Warning: ICE_ERR_AQ_NO_WORK not expected\n");
1767         }
1768         return status;
1769 }
1770
1771 /**
1772  * ice_release_res
1773  * @hw: pointer to the HW structure
1774  * @res: resource ID
1775  *
1776  * This function will release a resource using the proper Admin Command.
1777  */
1778 void ice_release_res(struct ice_hw *hw, enum ice_aq_res_ids res)
1779 {
1780         enum ice_status status;
1781         u32 total_delay = 0;
1782
1783         ice_debug(hw, ICE_DBG_TRACE, "ice_release_res");
1784
1785         status = ice_aq_release_res(hw, res, 0, NULL);
1786
1787         /* there are some rare cases when trying to release the resource
1788          * results in an admin queue timeout, so handle them correctly
1789          */
1790         while ((status == ICE_ERR_AQ_TIMEOUT) &&
1791                (total_delay < hw->adminq.sq_cmd_timeout)) {
1792                 ice_msec_delay(1, true);
1793                 status = ice_aq_release_res(hw, res, 0, NULL);
1794                 total_delay++;
1795         }
1796 }
1797
1798 /**
1799  * ice_aq_alloc_free_res - command to allocate/free resources
1800  * @hw: pointer to the HW struct
1801  * @num_entries: number of resource entries in buffer
1802  * @buf: Indirect buffer to hold data parameters and response
1803  * @buf_size: size of buffer for indirect commands
1804  * @opc: pass in the command opcode
1805  * @cd: pointer to command details structure or NULL
1806  *
1807  * Helper function to allocate/free resources using the admin queue commands
1808  */
1809 enum ice_status
1810 ice_aq_alloc_free_res(struct ice_hw *hw, u16 num_entries,
1811                       struct ice_aqc_alloc_free_res_elem *buf, u16 buf_size,
1812                       enum ice_adminq_opc opc, struct ice_sq_cd *cd)
1813 {
1814         struct ice_aqc_alloc_free_res_cmd *cmd;
1815         struct ice_aq_desc desc;
1816
1817         ice_debug(hw, ICE_DBG_TRACE, "ice_aq_alloc_free_res");
1818
1819         cmd = &desc.params.sw_res_ctrl;
1820
1821         if (!buf)
1822                 return ICE_ERR_PARAM;
1823
1824         if (buf_size < (num_entries * sizeof(buf->elem[0])))
1825                 return ICE_ERR_PARAM;
1826
1827         ice_fill_dflt_direct_cmd_desc(&desc, opc);
1828
1829         desc.flags |= CPU_TO_LE16(ICE_AQ_FLAG_RD);
1830
1831         cmd->num_entries = CPU_TO_LE16(num_entries);
1832
1833         return ice_aq_send_cmd(hw, &desc, buf, buf_size, cd);
1834 }
1835
1836 /**
1837  * ice_alloc_hw_res - allocate resource
1838  * @hw: pointer to the HW struct
1839  * @type: type of resource
1840  * @num: number of resources to allocate
1841  * @btm: allocate from bottom
1842  * @res: pointer to array that will receive the resources
1843  */
1844 enum ice_status
1845 ice_alloc_hw_res(struct ice_hw *hw, u16 type, u16 num, bool btm, u16 *res)
1846 {
1847         struct ice_aqc_alloc_free_res_elem *buf;
1848         enum ice_status status;
1849         u16 buf_len;
1850
1851         buf_len = sizeof(*buf) + sizeof(buf->elem) * (num - 1);
1852         buf = (struct ice_aqc_alloc_free_res_elem *)
1853                 ice_malloc(hw, buf_len);
1854         if (!buf)
1855                 return ICE_ERR_NO_MEMORY;
1856
1857         /* Prepare buffer to allocate resource. */
1858         buf->num_elems = CPU_TO_LE16(num);
1859         buf->res_type = CPU_TO_LE16(type | ICE_AQC_RES_TYPE_FLAG_DEDICATED |
1860                                     ICE_AQC_RES_TYPE_FLAG_IGNORE_INDEX);
1861         if (btm)
1862                 buf->res_type |= CPU_TO_LE16(ICE_AQC_RES_TYPE_FLAG_SCAN_BOTTOM);
1863
1864         status = ice_aq_alloc_free_res(hw, 1, buf, buf_len,
1865                                        ice_aqc_opc_alloc_res, NULL);
1866         if (status)
1867                 goto ice_alloc_res_exit;
1868
1869         ice_memcpy(res, buf->elem, sizeof(buf->elem) * num,
1870                    ICE_NONDMA_TO_NONDMA);
1871
1872 ice_alloc_res_exit:
1873         ice_free(hw, buf);
1874         return status;
1875 }
1876
1877 /**
1878  * ice_free_hw_res - free allocated HW resource
1879  * @hw: pointer to the HW struct
1880  * @type: type of resource to free
1881  * @num: number of resources
1882  * @res: pointer to array that contains the resources to free
1883  */
1884 enum ice_status
1885 ice_free_hw_res(struct ice_hw *hw, u16 type, u16 num, u16 *res)
1886 {
1887         struct ice_aqc_alloc_free_res_elem *buf;
1888         enum ice_status status;
1889         u16 buf_len;
1890
1891         buf_len = sizeof(*buf) + sizeof(buf->elem) * (num - 1);
1892         buf = (struct ice_aqc_alloc_free_res_elem *)ice_malloc(hw, buf_len);
1893         if (!buf)
1894                 return ICE_ERR_NO_MEMORY;
1895
1896         /* Prepare buffer to free resource. */
1897         buf->num_elems = CPU_TO_LE16(num);
1898         buf->res_type = CPU_TO_LE16(type);
1899         ice_memcpy(buf->elem, res, sizeof(buf->elem) * num,
1900                    ICE_NONDMA_TO_NONDMA);
1901
1902         status = ice_aq_alloc_free_res(hw, num, buf, buf_len,
1903                                        ice_aqc_opc_free_res, NULL);
1904         if (status)
1905                 ice_debug(hw, ICE_DBG_SW, "CQ CMD Buffer:\n");
1906
1907         ice_free(hw, buf);
1908         return status;
1909 }
1910
1911 /**
1912  * ice_get_num_per_func - determine number of resources per PF
1913  * @hw: pointer to the HW structure
1914  * @max: value to be evenly split between each PF
1915  *
1916  * Determine the number of valid functions by going through the bitmap returned
1917  * from parsing capabilities and use this to calculate the number of resources
1918  * per PF based on the max value passed in.
1919  */
1920 static u32 ice_get_num_per_func(struct ice_hw *hw, u32 max)
1921 {
1922         u8 funcs;
1923
1924 #define ICE_CAPS_VALID_FUNCS_M  0xFF
1925         funcs = ice_hweight8(hw->dev_caps.common_cap.valid_functions &
1926                              ICE_CAPS_VALID_FUNCS_M);
1927
1928         if (!funcs)
1929                 return 0;
1930
1931         return max / funcs;
1932 }
1933
1934 /**
1935  * ice_parse_caps - parse function/device capabilities
1936  * @hw: pointer to the HW struct
1937  * @buf: pointer to a buffer containing function/device capability records
1938  * @cap_count: number of capability records in the list
1939  * @opc: type of capabilities list to parse
1940  *
1941  * Helper function to parse function(0x000a)/device(0x000b) capabilities list.
1942  */
1943 static void
1944 ice_parse_caps(struct ice_hw *hw, void *buf, u32 cap_count,
1945                enum ice_adminq_opc opc)
1946 {
1947         struct ice_aqc_list_caps_elem *cap_resp;
1948         struct ice_hw_func_caps *func_p = NULL;
1949         struct ice_hw_dev_caps *dev_p = NULL;
1950         struct ice_hw_common_caps *caps;
1951         u32 i;
1952
1953         if (!buf)
1954                 return;
1955
1956         cap_resp = (struct ice_aqc_list_caps_elem *)buf;
1957
1958         if (opc == ice_aqc_opc_list_dev_caps) {
1959                 dev_p = &hw->dev_caps;
1960                 caps = &dev_p->common_cap;
1961         } else if (opc == ice_aqc_opc_list_func_caps) {
1962                 func_p = &hw->func_caps;
1963                 caps = &func_p->common_cap;
1964         } else {
1965                 ice_debug(hw, ICE_DBG_INIT, "wrong opcode\n");
1966                 return;
1967         }
1968
1969         for (i = 0; caps && i < cap_count; i++, cap_resp++) {
1970                 u32 logical_id = LE32_TO_CPU(cap_resp->logical_id);
1971                 u32 phys_id = LE32_TO_CPU(cap_resp->phys_id);
1972                 u32 number = LE32_TO_CPU(cap_resp->number);
1973                 u16 cap = LE16_TO_CPU(cap_resp->cap);
1974
1975                 switch (cap) {
1976                 case ICE_AQC_CAPS_VALID_FUNCTIONS:
1977                         caps->valid_functions = number;
1978                         ice_debug(hw, ICE_DBG_INIT,
1979                                   "HW caps: Valid Functions = %d\n",
1980                                   caps->valid_functions);
1981                         break;
1982                 case ICE_AQC_CAPS_VSI:
1983                         if (dev_p) {
1984                                 dev_p->num_vsi_allocd_to_host = number;
1985                                 ice_debug(hw, ICE_DBG_INIT,
1986                                           "HW caps: Dev.VSI cnt = %d\n",
1987                                           dev_p->num_vsi_allocd_to_host);
1988                         } else if (func_p) {
1989                                 func_p->guar_num_vsi =
1990                                         ice_get_num_per_func(hw, ICE_MAX_VSI);
1991                                 ice_debug(hw, ICE_DBG_INIT,
1992                                           "HW caps: Func.VSI cnt = %d\n",
1993                                           number);
1994                         }
1995                         break;
1996                 case ICE_AQC_CAPS_DCB:
1997                         caps->dcb = (number == 1);
1998                         caps->active_tc_bitmap = logical_id;
1999                         caps->maxtc = phys_id;
2000                         ice_debug(hw, ICE_DBG_INIT,
2001                                   "HW caps: DCB = %d\n", caps->dcb);
2002                         ice_debug(hw, ICE_DBG_INIT,
2003                                   "HW caps: Active TC bitmap = %d\n",
2004                                   caps->active_tc_bitmap);
2005                         ice_debug(hw, ICE_DBG_INIT,
2006                                   "HW caps: TC Max = %d\n", caps->maxtc);
2007                         break;
2008                 case ICE_AQC_CAPS_RSS:
2009                         caps->rss_table_size = number;
2010                         caps->rss_table_entry_width = logical_id;
2011                         ice_debug(hw, ICE_DBG_INIT,
2012                                   "HW caps: RSS table size = %d\n",
2013                                   caps->rss_table_size);
2014                         ice_debug(hw, ICE_DBG_INIT,
2015                                   "HW caps: RSS table width = %d\n",
2016                                   caps->rss_table_entry_width);
2017                         break;
2018                 case ICE_AQC_CAPS_RXQS:
2019                         caps->num_rxq = number;
2020                         caps->rxq_first_id = phys_id;
2021                         ice_debug(hw, ICE_DBG_INIT,
2022                                   "HW caps: Num Rx Qs = %d\n", caps->num_rxq);
2023                         ice_debug(hw, ICE_DBG_INIT,
2024                                   "HW caps: Rx first queue ID = %d\n",
2025                                   caps->rxq_first_id);
2026                         break;
2027                 case ICE_AQC_CAPS_TXQS:
2028                         caps->num_txq = number;
2029                         caps->txq_first_id = phys_id;
2030                         ice_debug(hw, ICE_DBG_INIT,
2031                                   "HW caps: Num Tx Qs = %d\n", caps->num_txq);
2032                         ice_debug(hw, ICE_DBG_INIT,
2033                                   "HW caps: Tx first queue ID = %d\n",
2034                                   caps->txq_first_id);
2035                         break;
2036                 case ICE_AQC_CAPS_MSIX:
2037                         caps->num_msix_vectors = number;
2038                         caps->msix_vector_first_id = phys_id;
2039                         ice_debug(hw, ICE_DBG_INIT,
2040                                   "HW caps: MSIX vector count = %d\n",
2041                                   caps->num_msix_vectors);
2042                         ice_debug(hw, ICE_DBG_INIT,
2043                                   "HW caps: MSIX first vector index = %d\n",
2044                                   caps->msix_vector_first_id);
2045                         break;
2046                 case ICE_AQC_CAPS_FD:
2047                 {
2048                         u32 reg_val, val;
2049
2050                         if (dev_p) {
2051                                 dev_p->num_flow_director_fltr = number;
2052                                 ice_debug(hw, ICE_DBG_INIT,
2053                                           "HW caps: Dev.fd_fltr =%d\n",
2054                                           dev_p->num_flow_director_fltr);
2055                         }
2056                         if (func_p) {
2057                                 reg_val = rd32(hw, GLQF_FD_SIZE);
2058                                 val = (reg_val & GLQF_FD_SIZE_FD_GSIZE_M) >>
2059                                       GLQF_FD_SIZE_FD_GSIZE_S;
2060                                 func_p->fd_fltr_guar =
2061                                         ice_get_num_per_func(hw, val);
2062                                 val = (reg_val & GLQF_FD_SIZE_FD_BSIZE_M) >>
2063                                       GLQF_FD_SIZE_FD_BSIZE_S;
2064                                 func_p->fd_fltr_best_effort = val;
2065                                 ice_debug(hw, ICE_DBG_INIT,
2066                                           "HW:func.fd_fltr guar= %d\n",
2067                                           func_p->fd_fltr_guar);
2068                                 ice_debug(hw, ICE_DBG_INIT,
2069                                           "HW:func.fd_fltr best effort=%d\n",
2070                                           func_p->fd_fltr_best_effort);
2071                         }
2072                         break;
2073                 }
2074                 case ICE_AQC_CAPS_MAX_MTU:
2075                         caps->max_mtu = number;
2076                         if (dev_p)
2077                                 ice_debug(hw, ICE_DBG_INIT,
2078                                           "HW caps: Dev.MaxMTU = %d\n",
2079                                           caps->max_mtu);
2080                         else if (func_p)
2081                                 ice_debug(hw, ICE_DBG_INIT,
2082                                           "HW caps: func.MaxMTU = %d\n",
2083                                           caps->max_mtu);
2084                         break;
2085                 default:
2086                         ice_debug(hw, ICE_DBG_INIT,
2087                                   "HW caps: Unknown capability[%d]: 0x%x\n", i,
2088                                   cap);
2089                         break;
2090                 }
2091         }
2092 }
2093
2094 /**
2095  * ice_aq_discover_caps - query function/device capabilities
2096  * @hw: pointer to the HW struct
2097  * @buf: a virtual buffer to hold the capabilities
2098  * @buf_size: Size of the virtual buffer
2099  * @cap_count: cap count needed if AQ err==ENOMEM
2100  * @opc: capabilities type to discover - pass in the command opcode
2101  * @cd: pointer to command details structure or NULL
2102  *
2103  * Get the function(0x000a)/device(0x000b) capabilities description from
2104  * the firmware.
2105  */
2106 static enum ice_status
2107 ice_aq_discover_caps(struct ice_hw *hw, void *buf, u16 buf_size, u32 *cap_count,
2108                      enum ice_adminq_opc opc, struct ice_sq_cd *cd)
2109 {
2110         struct ice_aqc_list_caps *cmd;
2111         struct ice_aq_desc desc;
2112         enum ice_status status;
2113
2114         cmd = &desc.params.get_cap;
2115
2116         if (opc != ice_aqc_opc_list_func_caps &&
2117             opc != ice_aqc_opc_list_dev_caps)
2118                 return ICE_ERR_PARAM;
2119
2120         ice_fill_dflt_direct_cmd_desc(&desc, opc);
2121
2122         status = ice_aq_send_cmd(hw, &desc, buf, buf_size, cd);
2123         if (!status)
2124                 ice_parse_caps(hw, buf, LE32_TO_CPU(cmd->count), opc);
2125         else if (hw->adminq.sq_last_status == ICE_AQ_RC_ENOMEM)
2126                 *cap_count = LE32_TO_CPU(cmd->count);
2127         return status;
2128 }
2129
2130 /**
2131  * ice_discover_caps - get info about the HW
2132  * @hw: pointer to the hardware structure
2133  * @opc: capabilities type to discover - pass in the command opcode
2134  */
2135 static enum ice_status
2136 ice_discover_caps(struct ice_hw *hw, enum ice_adminq_opc opc)
2137 {
2138         enum ice_status status;
2139         u32 cap_count;
2140         u16 cbuf_len;
2141         u8 retries;
2142
2143         /* The driver doesn't know how many capabilities the device will return
2144          * so the buffer size required isn't known ahead of time. The driver
2145          * starts with cbuf_len and if this turns out to be insufficient, the
2146          * device returns ICE_AQ_RC_ENOMEM and also the cap_count it needs.
2147          * The driver then allocates the buffer based on the count and retries
2148          * the operation. So it follows that the retry count is 2.
2149          */
2150 #define ICE_GET_CAP_BUF_COUNT   40
2151 #define ICE_GET_CAP_RETRY_COUNT 2
2152
2153         cap_count = ICE_GET_CAP_BUF_COUNT;
2154         retries = ICE_GET_CAP_RETRY_COUNT;
2155
2156         do {
2157                 void *cbuf;
2158
2159                 cbuf_len = (u16)(cap_count *
2160                                  sizeof(struct ice_aqc_list_caps_elem));
2161                 cbuf = ice_malloc(hw, cbuf_len);
2162                 if (!cbuf)
2163                         return ICE_ERR_NO_MEMORY;
2164
2165                 status = ice_aq_discover_caps(hw, cbuf, cbuf_len, &cap_count,
2166                                               opc, NULL);
2167                 ice_free(hw, cbuf);
2168
2169                 if (!status || hw->adminq.sq_last_status != ICE_AQ_RC_ENOMEM)
2170                         break;
2171
2172                 /* If ENOMEM is returned, try again with bigger buffer */
2173         } while (--retries);
2174
2175         return status;
2176 }
2177
2178 /**
2179  * ice_get_caps - get info about the HW
2180  * @hw: pointer to the hardware structure
2181  */
2182 enum ice_status ice_get_caps(struct ice_hw *hw)
2183 {
2184         enum ice_status status;
2185
2186         status = ice_discover_caps(hw, ice_aqc_opc_list_dev_caps);
2187         if (!status)
2188                 status = ice_discover_caps(hw, ice_aqc_opc_list_func_caps);
2189
2190         return status;
2191 }
2192
2193 /**
2194  * ice_aq_manage_mac_write - manage MAC address write command
2195  * @hw: pointer to the HW struct
2196  * @mac_addr: MAC address to be written as LAA/LAA+WoL/Port address
2197  * @flags: flags to control write behavior
2198  * @cd: pointer to command details structure or NULL
2199  *
2200  * This function is used to write MAC address to the NVM (0x0108).
2201  */
2202 enum ice_status
2203 ice_aq_manage_mac_write(struct ice_hw *hw, const u8 *mac_addr, u8 flags,
2204                         struct ice_sq_cd *cd)
2205 {
2206         struct ice_aqc_manage_mac_write *cmd;
2207         struct ice_aq_desc desc;
2208
2209         cmd = &desc.params.mac_write;
2210         ice_fill_dflt_direct_cmd_desc(&desc, ice_aqc_opc_manage_mac_write);
2211
2212         cmd->flags = flags;
2213
2214
2215         /* Prep values for flags, sah, sal */
2216         cmd->sah = HTONS(*((const u16 *)mac_addr));
2217         cmd->sal = HTONL(*((const u32 *)(mac_addr + 2)));
2218
2219         return ice_aq_send_cmd(hw, &desc, NULL, 0, cd);
2220 }
2221
2222 /**
2223  * ice_aq_clear_pxe_mode
2224  * @hw: pointer to the HW struct
2225  *
2226  * Tell the firmware that the driver is taking over from PXE (0x0110).
2227  */
2228 static enum ice_status ice_aq_clear_pxe_mode(struct ice_hw *hw)
2229 {
2230         struct ice_aq_desc desc;
2231
2232         ice_fill_dflt_direct_cmd_desc(&desc, ice_aqc_opc_clear_pxe_mode);
2233         desc.params.clear_pxe.rx_cnt = ICE_AQC_CLEAR_PXE_RX_CNT;
2234
2235         return ice_aq_send_cmd(hw, &desc, NULL, 0, NULL);
2236 }
2237
2238 /**
2239  * ice_clear_pxe_mode - clear pxe operations mode
2240  * @hw: pointer to the HW struct
2241  *
2242  * Make sure all PXE mode settings are cleared, including things
2243  * like descriptor fetch/write-back mode.
2244  */
2245 void ice_clear_pxe_mode(struct ice_hw *hw)
2246 {
2247         if (ice_check_sq_alive(hw, &hw->adminq))
2248                 ice_aq_clear_pxe_mode(hw);
2249 }
2250
2251
2252 /**
2253  * ice_get_link_speed_based_on_phy_type - returns link speed
2254  * @phy_type_low: lower part of phy_type
2255  * @phy_type_high: higher part of phy_type
2256  *
2257  * This helper function will convert an entry in PHY type structure
2258  * [phy_type_low, phy_type_high] to its corresponding link speed.
2259  * Note: In the structure of [phy_type_low, phy_type_high], there should
2260  * be one bit set, as this function will convert one PHY type to its
2261  * speed.
2262  * If no bit gets set, ICE_LINK_SPEED_UNKNOWN will be returned
2263  * If more than one bit gets set, ICE_LINK_SPEED_UNKNOWN will be returned
2264  */
2265 static u16
2266 ice_get_link_speed_based_on_phy_type(u64 phy_type_low, u64 phy_type_high)
2267 {
2268         u16 speed_phy_type_high = ICE_AQ_LINK_SPEED_UNKNOWN;
2269         u16 speed_phy_type_low = ICE_AQ_LINK_SPEED_UNKNOWN;
2270
2271         switch (phy_type_low) {
2272         case ICE_PHY_TYPE_LOW_100BASE_TX:
2273         case ICE_PHY_TYPE_LOW_100M_SGMII:
2274                 speed_phy_type_low = ICE_AQ_LINK_SPEED_100MB;
2275                 break;
2276         case ICE_PHY_TYPE_LOW_1000BASE_T:
2277         case ICE_PHY_TYPE_LOW_1000BASE_SX:
2278         case ICE_PHY_TYPE_LOW_1000BASE_LX:
2279         case ICE_PHY_TYPE_LOW_1000BASE_KX:
2280         case ICE_PHY_TYPE_LOW_1G_SGMII:
2281                 speed_phy_type_low = ICE_AQ_LINK_SPEED_1000MB;
2282                 break;
2283         case ICE_PHY_TYPE_LOW_2500BASE_T:
2284         case ICE_PHY_TYPE_LOW_2500BASE_X:
2285         case ICE_PHY_TYPE_LOW_2500BASE_KX:
2286                 speed_phy_type_low = ICE_AQ_LINK_SPEED_2500MB;
2287                 break;
2288         case ICE_PHY_TYPE_LOW_5GBASE_T:
2289         case ICE_PHY_TYPE_LOW_5GBASE_KR:
2290                 speed_phy_type_low = ICE_AQ_LINK_SPEED_5GB;
2291                 break;
2292         case ICE_PHY_TYPE_LOW_10GBASE_T:
2293         case ICE_PHY_TYPE_LOW_10G_SFI_DA:
2294         case ICE_PHY_TYPE_LOW_10GBASE_SR:
2295         case ICE_PHY_TYPE_LOW_10GBASE_LR:
2296         case ICE_PHY_TYPE_LOW_10GBASE_KR_CR1:
2297         case ICE_PHY_TYPE_LOW_10G_SFI_AOC_ACC:
2298         case ICE_PHY_TYPE_LOW_10G_SFI_C2C:
2299                 speed_phy_type_low = ICE_AQ_LINK_SPEED_10GB;
2300                 break;
2301         case ICE_PHY_TYPE_LOW_25GBASE_T:
2302         case ICE_PHY_TYPE_LOW_25GBASE_CR:
2303         case ICE_PHY_TYPE_LOW_25GBASE_CR_S:
2304         case ICE_PHY_TYPE_LOW_25GBASE_CR1:
2305         case ICE_PHY_TYPE_LOW_25GBASE_SR:
2306         case ICE_PHY_TYPE_LOW_25GBASE_LR:
2307         case ICE_PHY_TYPE_LOW_25GBASE_KR:
2308         case ICE_PHY_TYPE_LOW_25GBASE_KR_S:
2309         case ICE_PHY_TYPE_LOW_25GBASE_KR1:
2310         case ICE_PHY_TYPE_LOW_25G_AUI_AOC_ACC:
2311         case ICE_PHY_TYPE_LOW_25G_AUI_C2C:
2312                 speed_phy_type_low = ICE_AQ_LINK_SPEED_25GB;
2313                 break;
2314         case ICE_PHY_TYPE_LOW_40GBASE_CR4:
2315         case ICE_PHY_TYPE_LOW_40GBASE_SR4:
2316         case ICE_PHY_TYPE_LOW_40GBASE_LR4:
2317         case ICE_PHY_TYPE_LOW_40GBASE_KR4:
2318         case ICE_PHY_TYPE_LOW_40G_XLAUI_AOC_ACC:
2319         case ICE_PHY_TYPE_LOW_40G_XLAUI:
2320                 speed_phy_type_low = ICE_AQ_LINK_SPEED_40GB;
2321                 break;
2322         case ICE_PHY_TYPE_LOW_50GBASE_CR2:
2323         case ICE_PHY_TYPE_LOW_50GBASE_SR2:
2324         case ICE_PHY_TYPE_LOW_50GBASE_LR2:
2325         case ICE_PHY_TYPE_LOW_50GBASE_KR2:
2326         case ICE_PHY_TYPE_LOW_50G_LAUI2_AOC_ACC:
2327         case ICE_PHY_TYPE_LOW_50G_LAUI2:
2328         case ICE_PHY_TYPE_LOW_50G_AUI2_AOC_ACC:
2329         case ICE_PHY_TYPE_LOW_50G_AUI2:
2330         case ICE_PHY_TYPE_LOW_50GBASE_CP:
2331         case ICE_PHY_TYPE_LOW_50GBASE_SR:
2332         case ICE_PHY_TYPE_LOW_50GBASE_FR:
2333         case ICE_PHY_TYPE_LOW_50GBASE_LR:
2334         case ICE_PHY_TYPE_LOW_50GBASE_KR_PAM4:
2335         case ICE_PHY_TYPE_LOW_50G_AUI1_AOC_ACC:
2336         case ICE_PHY_TYPE_LOW_50G_AUI1:
2337                 speed_phy_type_low = ICE_AQ_LINK_SPEED_50GB;
2338                 break;
2339         case ICE_PHY_TYPE_LOW_100GBASE_CR4:
2340         case ICE_PHY_TYPE_LOW_100GBASE_SR4:
2341         case ICE_PHY_TYPE_LOW_100GBASE_LR4:
2342         case ICE_PHY_TYPE_LOW_100GBASE_KR4:
2343         case ICE_PHY_TYPE_LOW_100G_CAUI4_AOC_ACC:
2344         case ICE_PHY_TYPE_LOW_100G_CAUI4:
2345         case ICE_PHY_TYPE_LOW_100G_AUI4_AOC_ACC:
2346         case ICE_PHY_TYPE_LOW_100G_AUI4:
2347         case ICE_PHY_TYPE_LOW_100GBASE_CR_PAM4:
2348         case ICE_PHY_TYPE_LOW_100GBASE_KR_PAM4:
2349         case ICE_PHY_TYPE_LOW_100GBASE_CP2:
2350         case ICE_PHY_TYPE_LOW_100GBASE_SR2:
2351         case ICE_PHY_TYPE_LOW_100GBASE_DR:
2352                 speed_phy_type_low = ICE_AQ_LINK_SPEED_100GB;
2353                 break;
2354         default:
2355                 speed_phy_type_low = ICE_AQ_LINK_SPEED_UNKNOWN;
2356                 break;
2357         }
2358
2359         switch (phy_type_high) {
2360         case ICE_PHY_TYPE_HIGH_100GBASE_KR2_PAM4:
2361         case ICE_PHY_TYPE_HIGH_100G_CAUI2_AOC_ACC:
2362         case ICE_PHY_TYPE_HIGH_100G_CAUI2:
2363         case ICE_PHY_TYPE_HIGH_100G_AUI2_AOC_ACC:
2364         case ICE_PHY_TYPE_HIGH_100G_AUI2:
2365                 speed_phy_type_high = ICE_AQ_LINK_SPEED_100GB;
2366                 break;
2367         default:
2368                 speed_phy_type_high = ICE_AQ_LINK_SPEED_UNKNOWN;
2369                 break;
2370         }
2371
2372         if (speed_phy_type_low == ICE_AQ_LINK_SPEED_UNKNOWN &&
2373             speed_phy_type_high == ICE_AQ_LINK_SPEED_UNKNOWN)
2374                 return ICE_AQ_LINK_SPEED_UNKNOWN;
2375         else if (speed_phy_type_low != ICE_AQ_LINK_SPEED_UNKNOWN &&
2376                  speed_phy_type_high != ICE_AQ_LINK_SPEED_UNKNOWN)
2377                 return ICE_AQ_LINK_SPEED_UNKNOWN;
2378         else if (speed_phy_type_low != ICE_AQ_LINK_SPEED_UNKNOWN &&
2379                  speed_phy_type_high == ICE_AQ_LINK_SPEED_UNKNOWN)
2380                 return speed_phy_type_low;
2381         else
2382                 return speed_phy_type_high;
2383 }
2384
2385 /**
2386  * ice_update_phy_type
2387  * @phy_type_low: pointer to the lower part of phy_type
2388  * @phy_type_high: pointer to the higher part of phy_type
2389  * @link_speeds_bitmap: targeted link speeds bitmap
2390  *
2391  * Note: For the link_speeds_bitmap structure, you can check it at
2392  * [ice_aqc_get_link_status->link_speed]. Caller can pass in
2393  * link_speeds_bitmap include multiple speeds.
2394  *
2395  * Each entry in this [phy_type_low, phy_type_high] structure will
2396  * present a certain link speed. This helper function will turn on bits
2397  * in [phy_type_low, phy_type_high] structure based on the value of
2398  * link_speeds_bitmap input parameter.
2399  */
2400 void
2401 ice_update_phy_type(u64 *phy_type_low, u64 *phy_type_high,
2402                     u16 link_speeds_bitmap)
2403 {
2404         u16 speed = ICE_AQ_LINK_SPEED_UNKNOWN;
2405         u64 pt_high;
2406         u64 pt_low;
2407         int index;
2408
2409         /* We first check with low part of phy_type */
2410         for (index = 0; index <= ICE_PHY_TYPE_LOW_MAX_INDEX; index++) {
2411                 pt_low = BIT_ULL(index);
2412                 speed = ice_get_link_speed_based_on_phy_type(pt_low, 0);
2413
2414                 if (link_speeds_bitmap & speed)
2415                         *phy_type_low |= BIT_ULL(index);
2416         }
2417
2418         /* We then check with high part of phy_type */
2419         for (index = 0; index <= ICE_PHY_TYPE_HIGH_MAX_INDEX; index++) {
2420                 pt_high = BIT_ULL(index);
2421                 speed = ice_get_link_speed_based_on_phy_type(0, pt_high);
2422
2423                 if (link_speeds_bitmap & speed)
2424                         *phy_type_high |= BIT_ULL(index);
2425         }
2426 }
2427
2428 /**
2429  * ice_aq_set_phy_cfg
2430  * @hw: pointer to the HW struct
2431  * @pi: port info structure of the interested logical port
2432  * @cfg: structure with PHY configuration data to be set
2433  * @cd: pointer to command details structure or NULL
2434  *
2435  * Set the various PHY configuration parameters supported on the Port.
2436  * One or more of the Set PHY config parameters may be ignored in an MFP
2437  * mode as the PF may not have the privilege to set some of the PHY Config
2438  * parameters. This status will be indicated by the command response (0x0601).
2439  */
2440 enum ice_status
2441 ice_aq_set_phy_cfg(struct ice_hw *hw, struct ice_port_info *pi,
2442                    struct ice_aqc_set_phy_cfg_data *cfg, struct ice_sq_cd *cd)
2443 {
2444         struct ice_aq_desc desc;
2445         enum ice_status status;
2446
2447         if (!cfg)
2448                 return ICE_ERR_PARAM;
2449
2450         /* Ensure that only valid bits of cfg->caps can be turned on. */
2451         if (cfg->caps & ~ICE_AQ_PHY_ENA_VALID_MASK) {
2452                 ice_debug(hw, ICE_DBG_PHY,
2453                           "Invalid bit is set in ice_aqc_set_phy_cfg_data->caps : 0x%x\n",
2454                           cfg->caps);
2455
2456                 cfg->caps &= ICE_AQ_PHY_ENA_VALID_MASK;
2457         }
2458
2459         ice_fill_dflt_direct_cmd_desc(&desc, ice_aqc_opc_set_phy_cfg);
2460         desc.params.set_phy.lport_num = pi->lport;
2461         desc.flags |= CPU_TO_LE16(ICE_AQ_FLAG_RD);
2462
2463         ice_debug(hw, ICE_DBG_LINK, "phy_type_low = 0x%llx\n",
2464                   (unsigned long long)LE64_TO_CPU(cfg->phy_type_low));
2465         ice_debug(hw, ICE_DBG_LINK, "phy_type_high = 0x%llx\n",
2466                   (unsigned long long)LE64_TO_CPU(cfg->phy_type_high));
2467         ice_debug(hw, ICE_DBG_LINK, "caps = 0x%x\n", cfg->caps);
2468         ice_debug(hw, ICE_DBG_LINK, "low_power_ctrl = 0x%x\n",
2469                   cfg->low_power_ctrl);
2470         ice_debug(hw, ICE_DBG_LINK, "eee_cap = 0x%x\n", cfg->eee_cap);
2471         ice_debug(hw, ICE_DBG_LINK, "eeer_value = 0x%x\n", cfg->eeer_value);
2472         ice_debug(hw, ICE_DBG_LINK, "link_fec_opt = 0x%x\n", cfg->link_fec_opt);
2473
2474         status = ice_aq_send_cmd(hw, &desc, cfg, sizeof(*cfg), cd);
2475
2476         if (!status)
2477                 pi->phy.curr_user_phy_cfg = *cfg;
2478
2479         return status;
2480 }
2481
2482 /**
2483  * ice_update_link_info - update status of the HW network link
2484  * @pi: port info structure of the interested logical port
2485  */
2486 enum ice_status ice_update_link_info(struct ice_port_info *pi)
2487 {
2488         struct ice_aqc_get_phy_caps_data *pcaps;
2489         struct ice_phy_info *phy_info;
2490         enum ice_status status;
2491         struct ice_hw *hw;
2492
2493         if (!pi)
2494                 return ICE_ERR_PARAM;
2495
2496         hw = pi->hw;
2497
2498         pcaps = (struct ice_aqc_get_phy_caps_data *)
2499                 ice_malloc(hw, sizeof(*pcaps));
2500         if (!pcaps)
2501                 return ICE_ERR_NO_MEMORY;
2502
2503         phy_info = &pi->phy;
2504         status = ice_aq_get_link_info(pi, true, NULL, NULL);
2505         if (status)
2506                 goto out;
2507
2508         if (phy_info->link_info.link_info & ICE_AQ_MEDIA_AVAILABLE) {
2509                 status = ice_aq_get_phy_caps(pi, false, ICE_AQC_REPORT_SW_CFG,
2510                                              pcaps, NULL);
2511                 if (status)
2512                         goto out;
2513
2514                 ice_memcpy(phy_info->link_info.module_type, &pcaps->module_type,
2515                            sizeof(phy_info->link_info.module_type),
2516                            ICE_NONDMA_TO_NONDMA);
2517         }
2518 out:
2519         ice_free(hw, pcaps);
2520         return status;
2521 }
2522
2523 /**
2524  * ice_cache_phy_user_req
2525  * @pi: port information structure
2526  * @cache_data: PHY logging data
2527  * @cache_mode: PHY logging mode
2528  *
2529  * Log the user request on (FC, FEC, SPEED) for later user.
2530  */
2531 static void
2532 ice_cache_phy_user_req(struct ice_port_info *pi,
2533                        struct ice_phy_cache_mode_data cache_data,
2534                        enum ice_phy_cache_mode cache_mode)
2535 {
2536         if (!pi)
2537                 return;
2538
2539         switch (cache_mode) {
2540         case ICE_FC_MODE:
2541                 pi->phy.curr_user_fc_req = cache_data.data.curr_user_fc_req;
2542                 break;
2543         case ICE_SPEED_MODE:
2544                 pi->phy.curr_user_speed_req =
2545                         cache_data.data.curr_user_speed_req;
2546                 break;
2547         case ICE_FEC_MODE:
2548                 pi->phy.curr_user_fec_req = cache_data.data.curr_user_fec_req;
2549                 break;
2550         default:
2551                 break;
2552         }
2553 }
2554
2555 /**
2556  * ice_set_fc
2557  * @pi: port information structure
2558  * @aq_failures: pointer to status code, specific to ice_set_fc routine
2559  * @ena_auto_link_update: enable automatic link update
2560  *
2561  * Set the requested flow control mode.
2562  */
2563 enum ice_status
2564 ice_set_fc(struct ice_port_info *pi, u8 *aq_failures, bool ena_auto_link_update)
2565 {
2566         struct ice_aqc_set_phy_cfg_data cfg = { 0 };
2567         struct ice_phy_cache_mode_data cache_data;
2568         struct ice_aqc_get_phy_caps_data *pcaps;
2569         enum ice_status status;
2570         u8 pause_mask = 0x0;
2571         struct ice_hw *hw;
2572
2573         if (!pi)
2574                 return ICE_ERR_PARAM;
2575         hw = pi->hw;
2576         *aq_failures = ICE_SET_FC_AQ_FAIL_NONE;
2577
2578         /* Cache user FC request */
2579         cache_data.data.curr_user_fc_req = pi->fc.req_mode;
2580         ice_cache_phy_user_req(pi, cache_data, ICE_FC_MODE);
2581
2582         switch (pi->fc.req_mode) {
2583         case ICE_FC_FULL:
2584                 pause_mask |= ICE_AQC_PHY_EN_TX_LINK_PAUSE;
2585                 pause_mask |= ICE_AQC_PHY_EN_RX_LINK_PAUSE;
2586                 break;
2587         case ICE_FC_RX_PAUSE:
2588                 pause_mask |= ICE_AQC_PHY_EN_RX_LINK_PAUSE;
2589                 break;
2590         case ICE_FC_TX_PAUSE:
2591                 pause_mask |= ICE_AQC_PHY_EN_TX_LINK_PAUSE;
2592                 break;
2593         default:
2594                 break;
2595         }
2596
2597         pcaps = (struct ice_aqc_get_phy_caps_data *)
2598                 ice_malloc(hw, sizeof(*pcaps));
2599         if (!pcaps)
2600                 return ICE_ERR_NO_MEMORY;
2601
2602         /* Get the current PHY config */
2603         status = ice_aq_get_phy_caps(pi, false, ICE_AQC_REPORT_SW_CFG, pcaps,
2604                                      NULL);
2605         if (status) {
2606                 *aq_failures = ICE_SET_FC_AQ_FAIL_GET;
2607                 goto out;
2608         }
2609
2610         /* clear the old pause settings */
2611         cfg.caps = pcaps->caps & ~(ICE_AQC_PHY_EN_TX_LINK_PAUSE |
2612                                    ICE_AQC_PHY_EN_RX_LINK_PAUSE);
2613
2614         /* set the new capabilities */
2615         cfg.caps |= pause_mask;
2616
2617         /* If the capabilities have changed, then set the new config */
2618         if (cfg.caps != pcaps->caps) {
2619                 int retry_count, retry_max = 10;
2620
2621                 /* Auto restart link so settings take effect */
2622                 if (ena_auto_link_update)
2623                         cfg.caps |= ICE_AQ_PHY_ENA_AUTO_LINK_UPDT;
2624                 /* Copy over all the old settings */
2625                 cfg.phy_type_high = pcaps->phy_type_high;
2626                 cfg.phy_type_low = pcaps->phy_type_low;
2627                 cfg.low_power_ctrl = pcaps->low_power_ctrl;
2628                 cfg.eee_cap = pcaps->eee_cap;
2629                 cfg.eeer_value = pcaps->eeer_value;
2630                 cfg.link_fec_opt = pcaps->link_fec_options;
2631
2632                 status = ice_aq_set_phy_cfg(hw, pi, &cfg, NULL);
2633                 if (status) {
2634                         *aq_failures = ICE_SET_FC_AQ_FAIL_SET;
2635                         goto out;
2636                 }
2637
2638                 /* Update the link info
2639                  * It sometimes takes a really long time for link to
2640                  * come back from the atomic reset. Thus, we wait a
2641                  * little bit.
2642                  */
2643                 for (retry_count = 0; retry_count < retry_max; retry_count++) {
2644                         status = ice_update_link_info(pi);
2645
2646                         if (status == ICE_SUCCESS)
2647                                 break;
2648
2649                         ice_msec_delay(100, true);
2650                 }
2651
2652                 if (status)
2653                         *aq_failures = ICE_SET_FC_AQ_FAIL_UPDATE;
2654         }
2655
2656 out:
2657         ice_free(hw, pcaps);
2658         return status;
2659 }
2660
2661 /**
2662  * ice_copy_phy_caps_to_cfg - Copy PHY ability data to configuration data
2663  * @caps: PHY ability structure to copy date from
2664  * @cfg: PHY configuration structure to copy data to
2665  *
2666  * Helper function to copy AQC PHY get ability data to PHY set configuration
2667  * data structure
2668  */
2669 void
2670 ice_copy_phy_caps_to_cfg(struct ice_aqc_get_phy_caps_data *caps,
2671                          struct ice_aqc_set_phy_cfg_data *cfg)
2672 {
2673         if (!caps || !cfg)
2674                 return;
2675
2676         cfg->phy_type_low = caps->phy_type_low;
2677         cfg->phy_type_high = caps->phy_type_high;
2678         cfg->caps = caps->caps;
2679         cfg->low_power_ctrl = caps->low_power_ctrl;
2680         cfg->eee_cap = caps->eee_cap;
2681         cfg->eeer_value = caps->eeer_value;
2682         cfg->link_fec_opt = caps->link_fec_options;
2683 }
2684
2685 /**
2686  * ice_cfg_phy_fec - Configure PHY FEC data based on FEC mode
2687  * @cfg: PHY configuration data to set FEC mode
2688  * @fec: FEC mode to configure
2689  *
2690  * Caller should copy ice_aqc_get_phy_caps_data.caps ICE_AQC_PHY_EN_AUTO_FEC
2691  * (bit 7) and ice_aqc_get_phy_caps_data.link_fec_options to cfg.caps
2692  * ICE_AQ_PHY_ENA_AUTO_FEC (bit 7) and cfg.link_fec_options before calling.
2693  */
2694 void
2695 ice_cfg_phy_fec(struct ice_aqc_set_phy_cfg_data *cfg, enum ice_fec_mode fec)
2696 {
2697         switch (fec) {
2698         case ICE_FEC_BASER:
2699                 /* Clear auto FEC and RS bits, and AND BASE-R ability
2700                  * bits and OR request bits.
2701                  */
2702                 cfg->caps &= ~ICE_AQC_PHY_EN_AUTO_FEC;
2703                 cfg->link_fec_opt &= ICE_AQC_PHY_FEC_10G_KR_40G_KR4_EN |
2704                                      ICE_AQC_PHY_FEC_25G_KR_CLAUSE74_EN;
2705                 cfg->link_fec_opt |= ICE_AQC_PHY_FEC_10G_KR_40G_KR4_REQ |
2706                                      ICE_AQC_PHY_FEC_25G_KR_REQ;
2707                 break;
2708         case ICE_FEC_RS:
2709                 /* Clear auto FEC and BASE-R bits, and AND RS ability
2710                  * bits and OR request bits.
2711                  */
2712                 cfg->caps &= ~ICE_AQC_PHY_EN_AUTO_FEC;
2713                 cfg->link_fec_opt &= ICE_AQC_PHY_FEC_25G_RS_CLAUSE91_EN;
2714                 cfg->link_fec_opt |= ICE_AQC_PHY_FEC_25G_RS_528_REQ |
2715                                      ICE_AQC_PHY_FEC_25G_RS_544_REQ;
2716                 break;
2717         case ICE_FEC_NONE:
2718                 /* Clear auto FEC and all FEC option bits. */
2719                 cfg->caps &= ~ICE_AQC_PHY_EN_AUTO_FEC;
2720                 cfg->link_fec_opt &= ~ICE_AQC_PHY_FEC_MASK;
2721                 break;
2722         case ICE_FEC_AUTO:
2723                 /* AND auto FEC bit, and all caps bits. */
2724                 cfg->caps &= ICE_AQC_PHY_CAPS_MASK;
2725                 break;
2726         }
2727 }
2728
2729 /**
2730  * ice_get_link_status - get status of the HW network link
2731  * @pi: port information structure
2732  * @link_up: pointer to bool (true/false = linkup/linkdown)
2733  *
2734  * Variable link_up is true if link is up, false if link is down.
2735  * The variable link_up is invalid if status is non zero. As a
2736  * result of this call, link status reporting becomes enabled
2737  */
2738 enum ice_status ice_get_link_status(struct ice_port_info *pi, bool *link_up)
2739 {
2740         struct ice_phy_info *phy_info;
2741         enum ice_status status = ICE_SUCCESS;
2742
2743         if (!pi || !link_up)
2744                 return ICE_ERR_PARAM;
2745
2746         phy_info = &pi->phy;
2747
2748         if (phy_info->get_link_info) {
2749                 status = ice_update_link_info(pi);
2750
2751                 if (status)
2752                         ice_debug(pi->hw, ICE_DBG_LINK,
2753                                   "get link status error, status = %d\n",
2754                                   status);
2755         }
2756
2757         *link_up = phy_info->link_info.link_info & ICE_AQ_LINK_UP;
2758
2759         return status;
2760 }
2761
2762 /**
2763  * ice_aq_set_link_restart_an
2764  * @pi: pointer to the port information structure
2765  * @ena_link: if true: enable link, if false: disable link
2766  * @cd: pointer to command details structure or NULL
2767  *
2768  * Sets up the link and restarts the Auto-Negotiation over the link.
2769  */
2770 enum ice_status
2771 ice_aq_set_link_restart_an(struct ice_port_info *pi, bool ena_link,
2772                            struct ice_sq_cd *cd)
2773 {
2774         struct ice_aqc_restart_an *cmd;
2775         struct ice_aq_desc desc;
2776
2777         cmd = &desc.params.restart_an;
2778
2779         ice_fill_dflt_direct_cmd_desc(&desc, ice_aqc_opc_restart_an);
2780
2781         cmd->cmd_flags = ICE_AQC_RESTART_AN_LINK_RESTART;
2782         cmd->lport_num = pi->lport;
2783         if (ena_link)
2784                 cmd->cmd_flags |= ICE_AQC_RESTART_AN_LINK_ENABLE;
2785         else
2786                 cmd->cmd_flags &= ~ICE_AQC_RESTART_AN_LINK_ENABLE;
2787
2788         return ice_aq_send_cmd(pi->hw, &desc, NULL, 0, cd);
2789 }
2790
2791 /**
2792  * ice_aq_set_event_mask
2793  * @hw: pointer to the HW struct
2794  * @port_num: port number of the physical function
2795  * @mask: event mask to be set
2796  * @cd: pointer to command details structure or NULL
2797  *
2798  * Set event mask (0x0613)
2799  */
2800 enum ice_status
2801 ice_aq_set_event_mask(struct ice_hw *hw, u8 port_num, u16 mask,
2802                       struct ice_sq_cd *cd)
2803 {
2804         struct ice_aqc_set_event_mask *cmd;
2805         struct ice_aq_desc desc;
2806
2807         cmd = &desc.params.set_event_mask;
2808
2809         ice_fill_dflt_direct_cmd_desc(&desc, ice_aqc_opc_set_event_mask);
2810
2811         cmd->lport_num = port_num;
2812
2813         cmd->event_mask = CPU_TO_LE16(mask);
2814         return ice_aq_send_cmd(hw, &desc, NULL, 0, cd);
2815 }
2816
2817 /**
2818  * ice_aq_set_mac_loopback
2819  * @hw: pointer to the HW struct
2820  * @ena_lpbk: Enable or Disable loopback
2821  * @cd: pointer to command details structure or NULL
2822  *
2823  * Enable/disable loopback on a given port
2824  */
2825 enum ice_status
2826 ice_aq_set_mac_loopback(struct ice_hw *hw, bool ena_lpbk, struct ice_sq_cd *cd)
2827 {
2828         struct ice_aqc_set_mac_lb *cmd;
2829         struct ice_aq_desc desc;
2830
2831         cmd = &desc.params.set_mac_lb;
2832
2833         ice_fill_dflt_direct_cmd_desc(&desc, ice_aqc_opc_set_mac_lb);
2834         if (ena_lpbk)
2835                 cmd->lb_mode = ICE_AQ_MAC_LB_EN;
2836
2837         return ice_aq_send_cmd(hw, &desc, NULL, 0, cd);
2838 }
2839
2840
2841 /**
2842  * ice_aq_set_port_id_led
2843  * @pi: pointer to the port information
2844  * @is_orig_mode: is this LED set to original mode (by the net-list)
2845  * @cd: pointer to command details structure or NULL
2846  *
2847  * Set LED value for the given port (0x06e9)
2848  */
2849 enum ice_status
2850 ice_aq_set_port_id_led(struct ice_port_info *pi, bool is_orig_mode,
2851                        struct ice_sq_cd *cd)
2852 {
2853         struct ice_aqc_set_port_id_led *cmd;
2854         struct ice_hw *hw = pi->hw;
2855         struct ice_aq_desc desc;
2856
2857         cmd = &desc.params.set_port_id_led;
2858
2859         ice_fill_dflt_direct_cmd_desc(&desc, ice_aqc_opc_set_port_id_led);
2860
2861
2862         if (is_orig_mode)
2863                 cmd->ident_mode = ICE_AQC_PORT_IDENT_LED_ORIG;
2864         else
2865                 cmd->ident_mode = ICE_AQC_PORT_IDENT_LED_BLINK;
2866
2867         return ice_aq_send_cmd(hw, &desc, NULL, 0, cd);
2868 }
2869
2870 /**
2871  * __ice_aq_get_set_rss_lut
2872  * @hw: pointer to the hardware structure
2873  * @vsi_id: VSI FW index
2874  * @lut_type: LUT table type
2875  * @lut: pointer to the LUT buffer provided by the caller
2876  * @lut_size: size of the LUT buffer
2877  * @glob_lut_idx: global LUT index
2878  * @set: set true to set the table, false to get the table
2879  *
2880  * Internal function to get (0x0B05) or set (0x0B03) RSS look up table
2881  */
2882 static enum ice_status
2883 __ice_aq_get_set_rss_lut(struct ice_hw *hw, u16 vsi_id, u8 lut_type, u8 *lut,
2884                          u16 lut_size, u8 glob_lut_idx, bool set)
2885 {
2886         struct ice_aqc_get_set_rss_lut *cmd_resp;
2887         struct ice_aq_desc desc;
2888         enum ice_status status;
2889         u16 flags = 0;
2890
2891         cmd_resp = &desc.params.get_set_rss_lut;
2892
2893         if (set) {
2894                 ice_fill_dflt_direct_cmd_desc(&desc, ice_aqc_opc_set_rss_lut);
2895                 desc.flags |= CPU_TO_LE16(ICE_AQ_FLAG_RD);
2896         } else {
2897                 ice_fill_dflt_direct_cmd_desc(&desc, ice_aqc_opc_get_rss_lut);
2898         }
2899
2900         cmd_resp->vsi_id = CPU_TO_LE16(((vsi_id <<
2901                                          ICE_AQC_GSET_RSS_LUT_VSI_ID_S) &
2902                                         ICE_AQC_GSET_RSS_LUT_VSI_ID_M) |
2903                                        ICE_AQC_GSET_RSS_LUT_VSI_VALID);
2904
2905         switch (lut_type) {
2906         case ICE_AQC_GSET_RSS_LUT_TABLE_TYPE_VSI:
2907         case ICE_AQC_GSET_RSS_LUT_TABLE_TYPE_PF:
2908         case ICE_AQC_GSET_RSS_LUT_TABLE_TYPE_GLOBAL:
2909                 flags |= ((lut_type << ICE_AQC_GSET_RSS_LUT_TABLE_TYPE_S) &
2910                           ICE_AQC_GSET_RSS_LUT_TABLE_TYPE_M);
2911                 break;
2912         default:
2913                 status = ICE_ERR_PARAM;
2914                 goto ice_aq_get_set_rss_lut_exit;
2915         }
2916
2917         if (lut_type == ICE_AQC_GSET_RSS_LUT_TABLE_TYPE_GLOBAL) {
2918                 flags |= ((glob_lut_idx << ICE_AQC_GSET_RSS_LUT_GLOBAL_IDX_S) &
2919                           ICE_AQC_GSET_RSS_LUT_GLOBAL_IDX_M);
2920
2921                 if (!set)
2922                         goto ice_aq_get_set_rss_lut_send;
2923         } else if (lut_type == ICE_AQC_GSET_RSS_LUT_TABLE_TYPE_PF) {
2924                 if (!set)
2925                         goto ice_aq_get_set_rss_lut_send;
2926         } else {
2927                 goto ice_aq_get_set_rss_lut_send;
2928         }
2929
2930         /* LUT size is only valid for Global and PF table types */
2931         switch (lut_size) {
2932         case ICE_AQC_GSET_RSS_LUT_TABLE_SIZE_128:
2933                 flags |= (ICE_AQC_GSET_RSS_LUT_TABLE_SIZE_128_FLAG <<
2934                           ICE_AQC_GSET_RSS_LUT_TABLE_SIZE_S) &
2935                          ICE_AQC_GSET_RSS_LUT_TABLE_SIZE_M;
2936                 break;
2937         case ICE_AQC_GSET_RSS_LUT_TABLE_SIZE_512:
2938                 flags |= (ICE_AQC_GSET_RSS_LUT_TABLE_SIZE_512_FLAG <<
2939                           ICE_AQC_GSET_RSS_LUT_TABLE_SIZE_S) &
2940                          ICE_AQC_GSET_RSS_LUT_TABLE_SIZE_M;
2941                 break;
2942         case ICE_AQC_GSET_RSS_LUT_TABLE_SIZE_2K:
2943                 if (lut_type == ICE_AQC_GSET_RSS_LUT_TABLE_TYPE_PF) {
2944                         flags |= (ICE_AQC_GSET_RSS_LUT_TABLE_SIZE_2K_FLAG <<
2945                                   ICE_AQC_GSET_RSS_LUT_TABLE_SIZE_S) &
2946                                  ICE_AQC_GSET_RSS_LUT_TABLE_SIZE_M;
2947                         break;
2948                 }
2949                 /* fall-through */
2950         default:
2951                 status = ICE_ERR_PARAM;
2952                 goto ice_aq_get_set_rss_lut_exit;
2953         }
2954
2955 ice_aq_get_set_rss_lut_send:
2956         cmd_resp->flags = CPU_TO_LE16(flags);
2957         status = ice_aq_send_cmd(hw, &desc, lut, lut_size, NULL);
2958
2959 ice_aq_get_set_rss_lut_exit:
2960         return status;
2961 }
2962
2963 /**
2964  * ice_aq_get_rss_lut
2965  * @hw: pointer to the hardware structure
2966  * @vsi_handle: software VSI handle
2967  * @lut_type: LUT table type
2968  * @lut: pointer to the LUT buffer provided by the caller
2969  * @lut_size: size of the LUT buffer
2970  *
2971  * get the RSS lookup table, PF or VSI type
2972  */
2973 enum ice_status
2974 ice_aq_get_rss_lut(struct ice_hw *hw, u16 vsi_handle, u8 lut_type,
2975                    u8 *lut, u16 lut_size)
2976 {
2977         if (!ice_is_vsi_valid(hw, vsi_handle) || !lut)
2978                 return ICE_ERR_PARAM;
2979
2980         return __ice_aq_get_set_rss_lut(hw, ice_get_hw_vsi_num(hw, vsi_handle),
2981                                         lut_type, lut, lut_size, 0, false);
2982 }
2983
2984 /**
2985  * ice_aq_set_rss_lut
2986  * @hw: pointer to the hardware structure
2987  * @vsi_handle: software VSI handle
2988  * @lut_type: LUT table type
2989  * @lut: pointer to the LUT buffer provided by the caller
2990  * @lut_size: size of the LUT buffer
2991  *
2992  * set the RSS lookup table, PF or VSI type
2993  */
2994 enum ice_status
2995 ice_aq_set_rss_lut(struct ice_hw *hw, u16 vsi_handle, u8 lut_type,
2996                    u8 *lut, u16 lut_size)
2997 {
2998         if (!ice_is_vsi_valid(hw, vsi_handle) || !lut)
2999                 return ICE_ERR_PARAM;
3000
3001         return __ice_aq_get_set_rss_lut(hw, ice_get_hw_vsi_num(hw, vsi_handle),
3002                                         lut_type, lut, lut_size, 0, true);
3003 }
3004
3005 /**
3006  * __ice_aq_get_set_rss_key
3007  * @hw: pointer to the HW struct
3008  * @vsi_id: VSI FW index
3009  * @key: pointer to key info struct
3010  * @set: set true to set the key, false to get the key
3011  *
3012  * get (0x0B04) or set (0x0B02) the RSS key per VSI
3013  */
3014 static enum
3015 ice_status __ice_aq_get_set_rss_key(struct ice_hw *hw, u16 vsi_id,
3016                                     struct ice_aqc_get_set_rss_keys *key,
3017                                     bool set)
3018 {
3019         struct ice_aqc_get_set_rss_key *cmd_resp;
3020         u16 key_size = sizeof(*key);
3021         struct ice_aq_desc desc;
3022
3023         cmd_resp = &desc.params.get_set_rss_key;
3024
3025         if (set) {
3026                 ice_fill_dflt_direct_cmd_desc(&desc, ice_aqc_opc_set_rss_key);
3027                 desc.flags |= CPU_TO_LE16(ICE_AQ_FLAG_RD);
3028         } else {
3029                 ice_fill_dflt_direct_cmd_desc(&desc, ice_aqc_opc_get_rss_key);
3030         }
3031
3032         cmd_resp->vsi_id = CPU_TO_LE16(((vsi_id <<
3033                                          ICE_AQC_GSET_RSS_KEY_VSI_ID_S) &
3034                                         ICE_AQC_GSET_RSS_KEY_VSI_ID_M) |
3035                                        ICE_AQC_GSET_RSS_KEY_VSI_VALID);
3036
3037         return ice_aq_send_cmd(hw, &desc, key, key_size, NULL);
3038 }
3039
3040 /**
3041  * ice_aq_get_rss_key
3042  * @hw: pointer to the HW struct
3043  * @vsi_handle: software VSI handle
3044  * @key: pointer to key info struct
3045  *
3046  * get the RSS key per VSI
3047  */
3048 enum ice_status
3049 ice_aq_get_rss_key(struct ice_hw *hw, u16 vsi_handle,
3050                    struct ice_aqc_get_set_rss_keys *key)
3051 {
3052         if (!ice_is_vsi_valid(hw, vsi_handle) || !key)
3053                 return ICE_ERR_PARAM;
3054
3055         return __ice_aq_get_set_rss_key(hw, ice_get_hw_vsi_num(hw, vsi_handle),
3056                                         key, false);
3057 }
3058
3059 /**
3060  * ice_aq_set_rss_key
3061  * @hw: pointer to the HW struct
3062  * @vsi_handle: software VSI handle
3063  * @keys: pointer to key info struct
3064  *
3065  * set the RSS key per VSI
3066  */
3067 enum ice_status
3068 ice_aq_set_rss_key(struct ice_hw *hw, u16 vsi_handle,
3069                    struct ice_aqc_get_set_rss_keys *keys)
3070 {
3071         if (!ice_is_vsi_valid(hw, vsi_handle) || !keys)
3072                 return ICE_ERR_PARAM;
3073
3074         return __ice_aq_get_set_rss_key(hw, ice_get_hw_vsi_num(hw, vsi_handle),
3075                                         keys, true);
3076 }
3077
3078 /**
3079  * ice_aq_add_lan_txq
3080  * @hw: pointer to the hardware structure
3081  * @num_qgrps: Number of added queue groups
3082  * @qg_list: list of queue groups to be added
3083  * @buf_size: size of buffer for indirect command
3084  * @cd: pointer to command details structure or NULL
3085  *
3086  * Add Tx LAN queue (0x0C30)
3087  *
3088  * NOTE:
3089  * Prior to calling add Tx LAN queue:
3090  * Initialize the following as part of the Tx queue context:
3091  * Completion queue ID if the queue uses Completion queue, Quanta profile,
3092  * Cache profile and Packet shaper profile.
3093  *
3094  * After add Tx LAN queue AQ command is completed:
3095  * Interrupts should be associated with specific queues,
3096  * Association of Tx queue to Doorbell queue is not part of Add LAN Tx queue
3097  * flow.
3098  */
3099 enum ice_status
3100 ice_aq_add_lan_txq(struct ice_hw *hw, u8 num_qgrps,
3101                    struct ice_aqc_add_tx_qgrp *qg_list, u16 buf_size,
3102                    struct ice_sq_cd *cd)
3103 {
3104         u16 i, sum_header_size, sum_q_size = 0;
3105         struct ice_aqc_add_tx_qgrp *list;
3106         struct ice_aqc_add_txqs *cmd;
3107         struct ice_aq_desc desc;
3108
3109         ice_debug(hw, ICE_DBG_TRACE, "ice_aq_add_lan_txq");
3110
3111         cmd = &desc.params.add_txqs;
3112
3113         ice_fill_dflt_direct_cmd_desc(&desc, ice_aqc_opc_add_txqs);
3114
3115         if (!qg_list)
3116                 return ICE_ERR_PARAM;
3117
3118         if (num_qgrps > ICE_LAN_TXQ_MAX_QGRPS)
3119                 return ICE_ERR_PARAM;
3120
3121         sum_header_size = num_qgrps *
3122                 (sizeof(*qg_list) - sizeof(*qg_list->txqs));
3123
3124         list = qg_list;
3125         for (i = 0; i < num_qgrps; i++) {
3126                 struct ice_aqc_add_txqs_perq *q = list->txqs;
3127
3128                 sum_q_size += list->num_txqs * sizeof(*q);
3129                 list = (struct ice_aqc_add_tx_qgrp *)(q + list->num_txqs);
3130         }
3131
3132         if (buf_size != (sum_header_size + sum_q_size))
3133                 return ICE_ERR_PARAM;
3134
3135         desc.flags |= CPU_TO_LE16(ICE_AQ_FLAG_RD);
3136
3137         cmd->num_qgrps = num_qgrps;
3138
3139         return ice_aq_send_cmd(hw, &desc, qg_list, buf_size, cd);
3140 }
3141
3142 /**
3143  * ice_aq_dis_lan_txq
3144  * @hw: pointer to the hardware structure
3145  * @num_qgrps: number of groups in the list
3146  * @qg_list: the list of groups to disable
3147  * @buf_size: the total size of the qg_list buffer in bytes
3148  * @rst_src: if called due to reset, specifies the reset source
3149  * @vmvf_num: the relative VM or VF number that is undergoing the reset
3150  * @cd: pointer to command details structure or NULL
3151  *
3152  * Disable LAN Tx queue (0x0C31)
3153  */
3154 static enum ice_status
3155 ice_aq_dis_lan_txq(struct ice_hw *hw, u8 num_qgrps,
3156                    struct ice_aqc_dis_txq_item *qg_list, u16 buf_size,
3157                    enum ice_disq_rst_src rst_src, u16 vmvf_num,
3158                    struct ice_sq_cd *cd)
3159 {
3160         struct ice_aqc_dis_txqs *cmd;
3161         struct ice_aq_desc desc;
3162         enum ice_status status;
3163         u16 i, sz = 0;
3164
3165         ice_debug(hw, ICE_DBG_TRACE, "ice_aq_dis_lan_txq");
3166         cmd = &desc.params.dis_txqs;
3167         ice_fill_dflt_direct_cmd_desc(&desc, ice_aqc_opc_dis_txqs);
3168
3169         /* qg_list can be NULL only in VM/VF reset flow */
3170         if (!qg_list && !rst_src)
3171                 return ICE_ERR_PARAM;
3172
3173         if (num_qgrps > ICE_LAN_TXQ_MAX_QGRPS)
3174                 return ICE_ERR_PARAM;
3175
3176         cmd->num_entries = num_qgrps;
3177
3178         cmd->vmvf_and_timeout = CPU_TO_LE16((5 << ICE_AQC_Q_DIS_TIMEOUT_S) &
3179                                             ICE_AQC_Q_DIS_TIMEOUT_M);
3180
3181         switch (rst_src) {
3182         case ICE_VM_RESET:
3183                 cmd->cmd_type = ICE_AQC_Q_DIS_CMD_VM_RESET;
3184                 cmd->vmvf_and_timeout |=
3185                         CPU_TO_LE16(vmvf_num & ICE_AQC_Q_DIS_VMVF_NUM_M);
3186                 break;
3187         case ICE_NO_RESET:
3188         default:
3189                 break;
3190         }
3191
3192         /* flush pipe on time out */
3193         cmd->cmd_type |= ICE_AQC_Q_DIS_CMD_FLUSH_PIPE;
3194         /* If no queue group info, we are in a reset flow. Issue the AQ */
3195         if (!qg_list)
3196                 goto do_aq;
3197
3198         /* set RD bit to indicate that command buffer is provided by the driver
3199          * and it needs to be read by the firmware
3200          */
3201         desc.flags |= CPU_TO_LE16(ICE_AQ_FLAG_RD);
3202
3203         for (i = 0; i < num_qgrps; ++i) {
3204                 /* Calculate the size taken up by the queue IDs in this group */
3205                 sz += qg_list[i].num_qs * sizeof(qg_list[i].q_id);
3206
3207                 /* Add the size of the group header */
3208                 sz += sizeof(qg_list[i]) - sizeof(qg_list[i].q_id);
3209
3210                 /* If the num of queues is even, add 2 bytes of padding */
3211                 if ((qg_list[i].num_qs % 2) == 0)
3212                         sz += 2;
3213         }
3214
3215         if (buf_size != sz)
3216                 return ICE_ERR_PARAM;
3217
3218 do_aq:
3219         status = ice_aq_send_cmd(hw, &desc, qg_list, buf_size, cd);
3220         if (status) {
3221                 if (!qg_list)
3222                         ice_debug(hw, ICE_DBG_SCHED, "VM%d disable failed %d\n",
3223                                   vmvf_num, hw->adminq.sq_last_status);
3224                 else
3225                         ice_debug(hw, ICE_DBG_SCHED, "disable queue %d failed %d\n",
3226                                   LE16_TO_CPU(qg_list[0].q_id[0]),
3227                                   hw->adminq.sq_last_status);
3228         }
3229         return status;
3230 }
3231
3232
3233 /* End of FW Admin Queue command wrappers */
3234
3235 /**
3236  * ice_write_byte - write a byte to a packed context structure
3237  * @src_ctx:  the context structure to read from
3238  * @dest_ctx: the context to be written to
3239  * @ce_info:  a description of the struct to be filled
3240  */
3241 static void
3242 ice_write_byte(u8 *src_ctx, u8 *dest_ctx, const struct ice_ctx_ele *ce_info)
3243 {
3244         u8 src_byte, dest_byte, mask;
3245         u8 *from, *dest;
3246         u16 shift_width;
3247
3248         /* copy from the next struct field */
3249         from = src_ctx + ce_info->offset;
3250
3251         /* prepare the bits and mask */
3252         shift_width = ce_info->lsb % 8;
3253         mask = (u8)(BIT(ce_info->width) - 1);
3254
3255         src_byte = *from;
3256         src_byte &= mask;
3257
3258         /* shift to correct alignment */
3259         mask <<= shift_width;
3260         src_byte <<= shift_width;
3261
3262         /* get the current bits from the target bit string */
3263         dest = dest_ctx + (ce_info->lsb / 8);
3264
3265         ice_memcpy(&dest_byte, dest, sizeof(dest_byte), ICE_DMA_TO_NONDMA);
3266
3267         dest_byte &= ~mask;     /* get the bits not changing */
3268         dest_byte |= src_byte;  /* add in the new bits */
3269
3270         /* put it all back */
3271         ice_memcpy(dest, &dest_byte, sizeof(dest_byte), ICE_NONDMA_TO_DMA);
3272 }
3273
3274 /**
3275  * ice_write_word - write a word to a packed context structure
3276  * @src_ctx:  the context structure to read from
3277  * @dest_ctx: the context to be written to
3278  * @ce_info:  a description of the struct to be filled
3279  */
3280 static void
3281 ice_write_word(u8 *src_ctx, u8 *dest_ctx, const struct ice_ctx_ele *ce_info)
3282 {
3283         u16 src_word, mask;
3284         __le16 dest_word;
3285         u8 *from, *dest;
3286         u16 shift_width;
3287
3288         /* copy from the next struct field */
3289         from = src_ctx + ce_info->offset;
3290
3291         /* prepare the bits and mask */
3292         shift_width = ce_info->lsb % 8;
3293         mask = BIT(ce_info->width) - 1;
3294
3295         /* don't swizzle the bits until after the mask because the mask bits
3296          * will be in a different bit position on big endian machines
3297          */
3298         src_word = *(u16 *)from;
3299         src_word &= mask;
3300
3301         /* shift to correct alignment */
3302         mask <<= shift_width;
3303         src_word <<= shift_width;
3304
3305         /* get the current bits from the target bit string */
3306         dest = dest_ctx + (ce_info->lsb / 8);
3307
3308         ice_memcpy(&dest_word, dest, sizeof(dest_word), ICE_DMA_TO_NONDMA);
3309
3310         dest_word &= ~(CPU_TO_LE16(mask));      /* get the bits not changing */
3311         dest_word |= CPU_TO_LE16(src_word);     /* add in the new bits */
3312
3313         /* put it all back */
3314         ice_memcpy(dest, &dest_word, sizeof(dest_word), ICE_NONDMA_TO_DMA);
3315 }
3316
3317 /**
3318  * ice_write_dword - write a dword to a packed context structure
3319  * @src_ctx:  the context structure to read from
3320  * @dest_ctx: the context to be written to
3321  * @ce_info:  a description of the struct to be filled
3322  */
3323 static void
3324 ice_write_dword(u8 *src_ctx, u8 *dest_ctx, const struct ice_ctx_ele *ce_info)
3325 {
3326         u32 src_dword, mask;
3327         __le32 dest_dword;
3328         u8 *from, *dest;
3329         u16 shift_width;
3330
3331         /* copy from the next struct field */
3332         from = src_ctx + ce_info->offset;
3333
3334         /* prepare the bits and mask */
3335         shift_width = ce_info->lsb % 8;
3336
3337         /* if the field width is exactly 32 on an x86 machine, then the shift
3338          * operation will not work because the SHL instructions count is masked
3339          * to 5 bits so the shift will do nothing
3340          */
3341         if (ce_info->width < 32)
3342                 mask = BIT(ce_info->width) - 1;
3343         else
3344                 mask = (u32)~0;
3345
3346         /* don't swizzle the bits until after the mask because the mask bits
3347          * will be in a different bit position on big endian machines
3348          */
3349         src_dword = *(u32 *)from;
3350         src_dword &= mask;
3351
3352         /* shift to correct alignment */
3353         mask <<= shift_width;
3354         src_dword <<= shift_width;
3355
3356         /* get the current bits from the target bit string */
3357         dest = dest_ctx + (ce_info->lsb / 8);
3358
3359         ice_memcpy(&dest_dword, dest, sizeof(dest_dword), ICE_DMA_TO_NONDMA);
3360
3361         dest_dword &= ~(CPU_TO_LE32(mask));     /* get the bits not changing */
3362         dest_dword |= CPU_TO_LE32(src_dword);   /* add in the new bits */
3363
3364         /* put it all back */
3365         ice_memcpy(dest, &dest_dword, sizeof(dest_dword), ICE_NONDMA_TO_DMA);
3366 }
3367
3368 /**
3369  * ice_write_qword - write a qword to a packed context structure
3370  * @src_ctx:  the context structure to read from
3371  * @dest_ctx: the context to be written to
3372  * @ce_info:  a description of the struct to be filled
3373  */
3374 static void
3375 ice_write_qword(u8 *src_ctx, u8 *dest_ctx, const struct ice_ctx_ele *ce_info)
3376 {
3377         u64 src_qword, mask;
3378         __le64 dest_qword;
3379         u8 *from, *dest;
3380         u16 shift_width;
3381
3382         /* copy from the next struct field */
3383         from = src_ctx + ce_info->offset;
3384
3385         /* prepare the bits and mask */
3386         shift_width = ce_info->lsb % 8;
3387
3388         /* if the field width is exactly 64 on an x86 machine, then the shift
3389          * operation will not work because the SHL instructions count is masked
3390          * to 6 bits so the shift will do nothing
3391          */
3392         if (ce_info->width < 64)
3393                 mask = BIT_ULL(ce_info->width) - 1;
3394         else
3395                 mask = (u64)~0;
3396
3397         /* don't swizzle the bits until after the mask because the mask bits
3398          * will be in a different bit position on big endian machines
3399          */
3400         src_qword = *(u64 *)from;
3401         src_qword &= mask;
3402
3403         /* shift to correct alignment */
3404         mask <<= shift_width;
3405         src_qword <<= shift_width;
3406
3407         /* get the current bits from the target bit string */
3408         dest = dest_ctx + (ce_info->lsb / 8);
3409
3410         ice_memcpy(&dest_qword, dest, sizeof(dest_qword), ICE_DMA_TO_NONDMA);
3411
3412         dest_qword &= ~(CPU_TO_LE64(mask));     /* get the bits not changing */
3413         dest_qword |= CPU_TO_LE64(src_qword);   /* add in the new bits */
3414
3415         /* put it all back */
3416         ice_memcpy(dest, &dest_qword, sizeof(dest_qword), ICE_NONDMA_TO_DMA);
3417 }
3418
3419 /**
3420  * ice_set_ctx - set context bits in packed structure
3421  * @src_ctx:  pointer to a generic non-packed context structure
3422  * @dest_ctx: pointer to memory for the packed structure
3423  * @ce_info:  a description of the structure to be transformed
3424  */
3425 enum ice_status
3426 ice_set_ctx(u8 *src_ctx, u8 *dest_ctx, const struct ice_ctx_ele *ce_info)
3427 {
3428         int f;
3429
3430         for (f = 0; ce_info[f].width; f++) {
3431                 /* We have to deal with each element of the FW response
3432                  * using the correct size so that we are correct regardless
3433                  * of the endianness of the machine.
3434                  */
3435                 switch (ce_info[f].size_of) {
3436                 case sizeof(u8):
3437                         ice_write_byte(src_ctx, dest_ctx, &ce_info[f]);
3438                         break;
3439                 case sizeof(u16):
3440                         ice_write_word(src_ctx, dest_ctx, &ce_info[f]);
3441                         break;
3442                 case sizeof(u32):
3443                         ice_write_dword(src_ctx, dest_ctx, &ce_info[f]);
3444                         break;
3445                 case sizeof(u64):
3446                         ice_write_qword(src_ctx, dest_ctx, &ce_info[f]);
3447                         break;
3448                 default:
3449                         return ICE_ERR_INVAL_SIZE;
3450                 }
3451         }
3452
3453         return ICE_SUCCESS;
3454 }
3455
3456
3457
3458
3459 /**
3460  * ice_read_byte - read context byte into struct
3461  * @src_ctx:  the context structure to read from
3462  * @dest_ctx: the context to be written to
3463  * @ce_info:  a description of the struct to be filled
3464  */
3465 static void
3466 ice_read_byte(u8 *src_ctx, u8 *dest_ctx, struct ice_ctx_ele *ce_info)
3467 {
3468         u8 dest_byte, mask;
3469         u8 *src, *target;
3470         u16 shift_width;
3471
3472         /* prepare the bits and mask */
3473         shift_width = ce_info->lsb % 8;
3474         mask = (u8)(BIT(ce_info->width) - 1);
3475
3476         /* shift to correct alignment */
3477         mask <<= shift_width;
3478
3479         /* get the current bits from the src bit string */
3480         src = src_ctx + (ce_info->lsb / 8);
3481
3482         ice_memcpy(&dest_byte, src, sizeof(dest_byte), ICE_DMA_TO_NONDMA);
3483
3484         dest_byte &= ~(mask);
3485
3486         dest_byte >>= shift_width;
3487
3488         /* get the address from the struct field */
3489         target = dest_ctx + ce_info->offset;
3490
3491         /* put it back in the struct */
3492         ice_memcpy(target, &dest_byte, sizeof(dest_byte), ICE_NONDMA_TO_DMA);
3493 }
3494
3495 /**
3496  * ice_read_word - read context word into struct
3497  * @src_ctx:  the context structure to read from
3498  * @dest_ctx: the context to be written to
3499  * @ce_info:  a description of the struct to be filled
3500  */
3501 static void
3502 ice_read_word(u8 *src_ctx, u8 *dest_ctx, struct ice_ctx_ele *ce_info)
3503 {
3504         u16 dest_word, mask;
3505         u8 *src, *target;
3506         __le16 src_word;
3507         u16 shift_width;
3508
3509         /* prepare the bits and mask */
3510         shift_width = ce_info->lsb % 8;
3511         mask = BIT(ce_info->width) - 1;
3512
3513         /* shift to correct alignment */
3514         mask <<= shift_width;
3515
3516         /* get the current bits from the src bit string */
3517         src = src_ctx + (ce_info->lsb / 8);
3518
3519         ice_memcpy(&src_word, src, sizeof(src_word), ICE_DMA_TO_NONDMA);
3520
3521         /* the data in the memory is stored as little endian so mask it
3522          * correctly
3523          */
3524         src_word &= ~(CPU_TO_LE16(mask));
3525
3526         /* get the data back into host order before shifting */
3527         dest_word = LE16_TO_CPU(src_word);
3528
3529         dest_word >>= shift_width;
3530
3531         /* get the address from the struct field */
3532         target = dest_ctx + ce_info->offset;
3533
3534         /* put it back in the struct */
3535         ice_memcpy(target, &dest_word, sizeof(dest_word), ICE_NONDMA_TO_DMA);
3536 }
3537
3538 /**
3539  * ice_read_dword - read context dword into struct
3540  * @src_ctx:  the context structure to read from
3541  * @dest_ctx: the context to be written to
3542  * @ce_info:  a description of the struct to be filled
3543  */
3544 static void
3545 ice_read_dword(u8 *src_ctx, u8 *dest_ctx, struct ice_ctx_ele *ce_info)
3546 {
3547         u32 dest_dword, mask;
3548         __le32 src_dword;
3549         u8 *src, *target;
3550         u16 shift_width;
3551
3552         /* prepare the bits and mask */
3553         shift_width = ce_info->lsb % 8;
3554
3555         /* if the field width is exactly 32 on an x86 machine, then the shift
3556          * operation will not work because the SHL instructions count is masked
3557          * to 5 bits so the shift will do nothing
3558          */
3559         if (ce_info->width < 32)
3560                 mask = BIT(ce_info->width) - 1;
3561         else
3562                 mask = (u32)~0;
3563
3564         /* shift to correct alignment */
3565         mask <<= shift_width;
3566
3567         /* get the current bits from the src bit string */
3568         src = src_ctx + (ce_info->lsb / 8);
3569
3570         ice_memcpy(&src_dword, src, sizeof(src_dword), ICE_DMA_TO_NONDMA);
3571
3572         /* the data in the memory is stored as little endian so mask it
3573          * correctly
3574          */
3575         src_dword &= ~(CPU_TO_LE32(mask));
3576
3577         /* get the data back into host order before shifting */
3578         dest_dword = LE32_TO_CPU(src_dword);
3579
3580         dest_dword >>= shift_width;
3581
3582         /* get the address from the struct field */
3583         target = dest_ctx + ce_info->offset;
3584
3585         /* put it back in the struct */
3586         ice_memcpy(target, &dest_dword, sizeof(dest_dword), ICE_NONDMA_TO_DMA);
3587 }
3588
3589 /**
3590  * ice_read_qword - read context qword into struct
3591  * @src_ctx:  the context structure to read from
3592  * @dest_ctx: the context to be written to
3593  * @ce_info:  a description of the struct to be filled
3594  */
3595 static void
3596 ice_read_qword(u8 *src_ctx, u8 *dest_ctx, struct ice_ctx_ele *ce_info)
3597 {
3598         u64 dest_qword, mask;
3599         __le64 src_qword;
3600         u8 *src, *target;
3601         u16 shift_width;
3602
3603         /* prepare the bits and mask */
3604         shift_width = ce_info->lsb % 8;
3605
3606         /* if the field width is exactly 64 on an x86 machine, then the shift
3607          * operation will not work because the SHL instructions count is masked
3608          * to 6 bits so the shift will do nothing
3609          */
3610         if (ce_info->width < 64)
3611                 mask = BIT_ULL(ce_info->width) - 1;
3612         else
3613                 mask = (u64)~0;
3614
3615         /* shift to correct alignment */
3616         mask <<= shift_width;
3617
3618         /* get the current bits from the src bit string */
3619         src = src_ctx + (ce_info->lsb / 8);
3620
3621         ice_memcpy(&src_qword, src, sizeof(src_qword), ICE_DMA_TO_NONDMA);
3622
3623         /* the data in the memory is stored as little endian so mask it
3624          * correctly
3625          */
3626         src_qword &= ~(CPU_TO_LE64(mask));
3627
3628         /* get the data back into host order before shifting */
3629         dest_qword = LE64_TO_CPU(src_qword);
3630
3631         dest_qword >>= shift_width;
3632
3633         /* get the address from the struct field */
3634         target = dest_ctx + ce_info->offset;
3635
3636         /* put it back in the struct */
3637         ice_memcpy(target, &dest_qword, sizeof(dest_qword), ICE_NONDMA_TO_DMA);
3638 }
3639
3640 /**
3641  * ice_get_ctx - extract context bits from a packed structure
3642  * @src_ctx:  pointer to a generic packed context structure
3643  * @dest_ctx: pointer to a generic non-packed context structure
3644  * @ce_info:  a description of the structure to be read from
3645  */
3646 enum ice_status
3647 ice_get_ctx(u8 *src_ctx, u8 *dest_ctx, struct ice_ctx_ele *ce_info)
3648 {
3649         int f;
3650
3651         for (f = 0; ce_info[f].width; f++) {
3652                 switch (ce_info[f].size_of) {
3653                 case 1:
3654                         ice_read_byte(src_ctx, dest_ctx, &ce_info[f]);
3655                         break;
3656                 case 2:
3657                         ice_read_word(src_ctx, dest_ctx, &ce_info[f]);
3658                         break;
3659                 case 4:
3660                         ice_read_dword(src_ctx, dest_ctx, &ce_info[f]);
3661                         break;
3662                 case 8:
3663                         ice_read_qword(src_ctx, dest_ctx, &ce_info[f]);
3664                         break;
3665                 default:
3666                         /* nothing to do, just keep going */
3667                         break;
3668                 }
3669         }
3670
3671         return ICE_SUCCESS;
3672 }
3673
3674 /**
3675  * ice_get_lan_q_ctx - get the LAN queue context for the given VSI and TC
3676  * @hw: pointer to the HW struct
3677  * @vsi_handle: software VSI handle
3678  * @tc: TC number
3679  * @q_handle: software queue handle
3680  */
3681 struct ice_q_ctx *
3682 ice_get_lan_q_ctx(struct ice_hw *hw, u16 vsi_handle, u8 tc, u16 q_handle)
3683 {
3684         struct ice_vsi_ctx *vsi;
3685         struct ice_q_ctx *q_ctx;
3686
3687         vsi = ice_get_vsi_ctx(hw, vsi_handle);
3688         if (!vsi)
3689                 return NULL;
3690         if (q_handle >= vsi->num_lan_q_entries[tc])
3691                 return NULL;
3692         if (!vsi->lan_q_ctx[tc])
3693                 return NULL;
3694         q_ctx = vsi->lan_q_ctx[tc];
3695         return &q_ctx[q_handle];
3696 }
3697
3698 /**
3699  * ice_ena_vsi_txq
3700  * @pi: port information structure
3701  * @vsi_handle: software VSI handle
3702  * @tc: TC number
3703  * @q_handle: software queue handle
3704  * @num_qgrps: Number of added queue groups
3705  * @buf: list of queue groups to be added
3706  * @buf_size: size of buffer for indirect command
3707  * @cd: pointer to command details structure or NULL
3708  *
3709  * This function adds one LAN queue
3710  */
3711 enum ice_status
3712 ice_ena_vsi_txq(struct ice_port_info *pi, u16 vsi_handle, u8 tc, u16 q_handle,
3713                 u8 num_qgrps, struct ice_aqc_add_tx_qgrp *buf, u16 buf_size,
3714                 struct ice_sq_cd *cd)
3715 {
3716         struct ice_aqc_txsched_elem_data node = { 0 };
3717         struct ice_sched_node *parent;
3718         struct ice_q_ctx *q_ctx;
3719         enum ice_status status;
3720         struct ice_hw *hw;
3721
3722         if (!pi || pi->port_state != ICE_SCHED_PORT_STATE_READY)
3723                 return ICE_ERR_CFG;
3724
3725         if (num_qgrps > 1 || buf->num_txqs > 1)
3726                 return ICE_ERR_MAX_LIMIT;
3727
3728         hw = pi->hw;
3729
3730         if (!ice_is_vsi_valid(hw, vsi_handle))
3731                 return ICE_ERR_PARAM;
3732
3733         ice_acquire_lock(&pi->sched_lock);
3734
3735         q_ctx = ice_get_lan_q_ctx(hw, vsi_handle, tc, q_handle);
3736         if (!q_ctx) {
3737                 ice_debug(hw, ICE_DBG_SCHED, "Enaq: invalid queue handle %d\n",
3738                           q_handle);
3739                 status = ICE_ERR_PARAM;
3740                 goto ena_txq_exit;
3741         }
3742
3743         /* find a parent node */
3744         parent = ice_sched_get_free_qparent(pi, vsi_handle, tc,
3745                                             ICE_SCHED_NODE_OWNER_LAN);
3746         if (!parent) {
3747                 status = ICE_ERR_PARAM;
3748                 goto ena_txq_exit;
3749         }
3750
3751         buf->parent_teid = parent->info.node_teid;
3752         node.parent_teid = parent->info.node_teid;
3753         /* Mark that the values in the "generic" section as valid. The default
3754          * value in the "generic" section is zero. This means that :
3755          * - Scheduling mode is Bytes Per Second (BPS), indicated by Bit 0.
3756          * - 0 priority among siblings, indicated by Bit 1-3.
3757          * - WFQ, indicated by Bit 4.
3758          * - 0 Adjustment value is used in PSM credit update flow, indicated by
3759          * Bit 5-6.
3760          * - Bit 7 is reserved.
3761          * Without setting the generic section as valid in valid_sections, the
3762          * Admin queue command will fail with error code ICE_AQ_RC_EINVAL.
3763          */
3764         buf->txqs[0].info.valid_sections = ICE_AQC_ELEM_VALID_GENERIC;
3765
3766         /* add the LAN queue */
3767         status = ice_aq_add_lan_txq(hw, num_qgrps, buf, buf_size, cd);
3768         if (status != ICE_SUCCESS) {
3769                 ice_debug(hw, ICE_DBG_SCHED, "enable queue %d failed %d\n",
3770                           LE16_TO_CPU(buf->txqs[0].txq_id),
3771                           hw->adminq.sq_last_status);
3772                 goto ena_txq_exit;
3773         }
3774
3775         node.node_teid = buf->txqs[0].q_teid;
3776         node.data.elem_type = ICE_AQC_ELEM_TYPE_LEAF;
3777         q_ctx->q_handle = q_handle;
3778         q_ctx->q_teid = LE32_TO_CPU(node.node_teid);
3779
3780         /* add a leaf node into scheduler tree queue layer */
3781         status = ice_sched_add_node(pi, hw->num_tx_sched_layers - 1, &node);
3782         if (!status)
3783                 status = ice_sched_replay_q_bw(pi, q_ctx);
3784
3785 ena_txq_exit:
3786         ice_release_lock(&pi->sched_lock);
3787         return status;
3788 }
3789
3790 /**
3791  * ice_dis_vsi_txq
3792  * @pi: port information structure
3793  * @vsi_handle: software VSI handle
3794  * @tc: TC number
3795  * @num_queues: number of queues
3796  * @q_handles: pointer to software queue handle array
3797  * @q_ids: pointer to the q_id array
3798  * @q_teids: pointer to queue node teids
3799  * @rst_src: if called due to reset, specifies the reset source
3800  * @vmvf_num: the relative VM or VF number that is undergoing the reset
3801  * @cd: pointer to command details structure or NULL
3802  *
3803  * This function removes queues and their corresponding nodes in SW DB
3804  */
3805 enum ice_status
3806 ice_dis_vsi_txq(struct ice_port_info *pi, u16 vsi_handle, u8 tc, u8 num_queues,
3807                 u16 *q_handles, u16 *q_ids, u32 *q_teids,
3808                 enum ice_disq_rst_src rst_src, u16 vmvf_num,
3809                 struct ice_sq_cd *cd)
3810 {
3811         enum ice_status status = ICE_ERR_DOES_NOT_EXIST;
3812         struct ice_aqc_dis_txq_item qg_list;
3813         struct ice_q_ctx *q_ctx;
3814         u16 i;
3815
3816         if (!pi || pi->port_state != ICE_SCHED_PORT_STATE_READY)
3817                 return ICE_ERR_CFG;
3818
3819
3820         if (!num_queues) {
3821                 /* if queue is disabled already yet the disable queue command
3822                  * has to be sent to complete the VF reset, then call
3823                  * ice_aq_dis_lan_txq without any queue information
3824                  */
3825                 if (rst_src)
3826                         return ice_aq_dis_lan_txq(pi->hw, 0, NULL, 0, rst_src,
3827                                                   vmvf_num, NULL);
3828                 return ICE_ERR_CFG;
3829         }
3830
3831         ice_acquire_lock(&pi->sched_lock);
3832
3833         for (i = 0; i < num_queues; i++) {
3834                 struct ice_sched_node *node;
3835
3836                 node = ice_sched_find_node_by_teid(pi->root, q_teids[i]);
3837                 if (!node)
3838                         continue;
3839                 q_ctx = ice_get_lan_q_ctx(pi->hw, vsi_handle, tc, q_handles[i]);
3840                 if (!q_ctx) {
3841                         ice_debug(pi->hw, ICE_DBG_SCHED, "invalid queue handle%d\n",
3842                                   q_handles[i]);
3843                         continue;
3844                 }
3845                 if (q_ctx->q_handle != q_handles[i]) {
3846                         ice_debug(pi->hw, ICE_DBG_SCHED, "Err:handles %d %d\n",
3847                                   q_ctx->q_handle, q_handles[i]);
3848                         continue;
3849                 }
3850                 qg_list.parent_teid = node->info.parent_teid;
3851                 qg_list.num_qs = 1;
3852                 qg_list.q_id[0] = CPU_TO_LE16(q_ids[i]);
3853                 status = ice_aq_dis_lan_txq(pi->hw, 1, &qg_list,
3854                                             sizeof(qg_list), rst_src, vmvf_num,
3855                                             cd);
3856
3857                 if (status != ICE_SUCCESS)
3858                         break;
3859                 ice_free_sched_node(pi, node);
3860                 q_ctx->q_handle = ICE_INVAL_Q_HANDLE;
3861         }
3862         ice_release_lock(&pi->sched_lock);
3863         return status;
3864 }
3865
3866 /**
3867  * ice_cfg_vsi_qs - configure the new/existing VSI queues
3868  * @pi: port information structure
3869  * @vsi_handle: software VSI handle
3870  * @tc_bitmap: TC bitmap
3871  * @maxqs: max queues array per TC
3872  * @owner: LAN or RDMA
3873  *
3874  * This function adds/updates the VSI queues per TC.
3875  */
3876 static enum ice_status
3877 ice_cfg_vsi_qs(struct ice_port_info *pi, u16 vsi_handle, u8 tc_bitmap,
3878                u16 *maxqs, u8 owner)
3879 {
3880         enum ice_status status = ICE_SUCCESS;
3881         u8 i;
3882
3883         if (!pi || pi->port_state != ICE_SCHED_PORT_STATE_READY)
3884                 return ICE_ERR_CFG;
3885
3886         if (!ice_is_vsi_valid(pi->hw, vsi_handle))
3887                 return ICE_ERR_PARAM;
3888
3889         ice_acquire_lock(&pi->sched_lock);
3890
3891         ice_for_each_traffic_class(i) {
3892                 /* configuration is possible only if TC node is present */
3893                 if (!ice_sched_get_tc_node(pi, i))
3894                         continue;
3895
3896                 status = ice_sched_cfg_vsi(pi, vsi_handle, i, maxqs[i], owner,
3897                                            ice_is_tc_ena(tc_bitmap, i));
3898                 if (status)
3899                         break;
3900         }
3901
3902         ice_release_lock(&pi->sched_lock);
3903         return status;
3904 }
3905
3906 /**
3907  * ice_cfg_vsi_lan - configure VSI LAN queues
3908  * @pi: port information structure
3909  * @vsi_handle: software VSI handle
3910  * @tc_bitmap: TC bitmap
3911  * @max_lanqs: max LAN queues array per TC
3912  *
3913  * This function adds/updates the VSI LAN queues per TC.
3914  */
3915 enum ice_status
3916 ice_cfg_vsi_lan(struct ice_port_info *pi, u16 vsi_handle, u8 tc_bitmap,
3917                 u16 *max_lanqs)
3918 {
3919         return ice_cfg_vsi_qs(pi, vsi_handle, tc_bitmap, max_lanqs,
3920                               ICE_SCHED_NODE_OWNER_LAN);
3921 }
3922
3923
3924
3925 /**
3926  * ice_replay_pre_init - replay pre initialization
3927  * @hw: pointer to the HW struct
3928  *
3929  * Initializes required config data for VSI, FD, ACL, and RSS before replay.
3930  */
3931 static enum ice_status ice_replay_pre_init(struct ice_hw *hw)
3932 {
3933         struct ice_switch_info *sw = hw->switch_info;
3934         u8 i;
3935
3936         /* Delete old entries from replay filter list head if there is any */
3937         ice_rm_all_sw_replay_rule_info(hw);
3938         /* In start of replay, move entries into replay_rules list, it
3939          * will allow adding rules entries back to filt_rules list,
3940          * which is operational list.
3941          */
3942         for (i = 0; i < ICE_MAX_NUM_RECIPES; i++)
3943                 LIST_REPLACE_INIT(&sw->recp_list[i].filt_rules,
3944                                   &sw->recp_list[i].filt_replay_rules);
3945         ice_sched_replay_agg_vsi_preinit(hw);
3946
3947         return ice_sched_replay_tc_node_bw(hw);
3948 }
3949
3950 /**
3951  * ice_replay_vsi - replay VSI configuration
3952  * @hw: pointer to the HW struct
3953  * @vsi_handle: driver VSI handle
3954  *
3955  * Restore all VSI configuration after reset. It is required to call this
3956  * function with main VSI first.
3957  */
3958 enum ice_status ice_replay_vsi(struct ice_hw *hw, u16 vsi_handle)
3959 {
3960         enum ice_status status;
3961
3962         if (!ice_is_vsi_valid(hw, vsi_handle))
3963                 return ICE_ERR_PARAM;
3964
3965         /* Replay pre-initialization if there is any */
3966         if (vsi_handle == ICE_MAIN_VSI_HANDLE) {
3967                 status = ice_replay_pre_init(hw);
3968                 if (status)
3969                         return status;
3970         }
3971         /* Replay per VSI all RSS configurations */
3972         status = ice_replay_rss_cfg(hw, vsi_handle);
3973         if (status)
3974                 return status;
3975         /* Replay per VSI all filters */
3976         status = ice_replay_vsi_all_fltr(hw, vsi_handle);
3977         if (!status)
3978                 status = ice_replay_vsi_agg(hw, vsi_handle);
3979         return status;
3980 }
3981
3982 /**
3983  * ice_replay_post - post replay configuration cleanup
3984  * @hw: pointer to the HW struct
3985  *
3986  * Post replay cleanup.
3987  */
3988 void ice_replay_post(struct ice_hw *hw)
3989 {
3990         /* Delete old entries from replay filter list head */
3991         ice_rm_all_sw_replay_rule_info(hw);
3992         ice_sched_replay_agg(hw);
3993 }
3994
3995 /**
3996  * ice_stat_update40 - read 40 bit stat from the chip and update stat values
3997  * @hw: ptr to the hardware info
3998  * @hireg: high 32 bit HW register to read from
3999  * @loreg: low 32 bit HW register to read from
4000  * @prev_stat_loaded: bool to specify if previous stats are loaded
4001  * @prev_stat: ptr to previous loaded stat value
4002  * @cur_stat: ptr to current stat value
4003  */
4004 void
4005 ice_stat_update40(struct ice_hw *hw, u32 hireg, u32 loreg,
4006                   bool prev_stat_loaded, u64 *prev_stat, u64 *cur_stat)
4007 {
4008         u64 new_data;
4009
4010         new_data = rd32(hw, loreg);
4011         new_data |= ((u64)(rd32(hw, hireg) & 0xFFFF)) << 32;
4012
4013         /* device stats are not reset at PFR, they likely will not be zeroed
4014          * when the driver starts. So save the first values read and use them as
4015          * offsets to be subtracted from the raw values in order to report stats
4016          * that count from zero.
4017          */
4018         if (!prev_stat_loaded)
4019                 *prev_stat = new_data;
4020         if (new_data >= *prev_stat)
4021                 *cur_stat = new_data - *prev_stat;
4022         else
4023                 /* to manage the potential roll-over */
4024                 *cur_stat = (new_data + BIT_ULL(40)) - *prev_stat;
4025         *cur_stat &= 0xFFFFFFFFFFULL;
4026 }
4027
4028 /**
4029  * ice_stat_update32 - read 32 bit stat from the chip and update stat values
4030  * @hw: ptr to the hardware info
4031  * @reg: HW register to read from
4032  * @prev_stat_loaded: bool to specify if previous stats are loaded
4033  * @prev_stat: ptr to previous loaded stat value
4034  * @cur_stat: ptr to current stat value
4035  */
4036 void
4037 ice_stat_update32(struct ice_hw *hw, u32 reg, bool prev_stat_loaded,
4038                   u64 *prev_stat, u64 *cur_stat)
4039 {
4040         u32 new_data;
4041
4042         new_data = rd32(hw, reg);
4043
4044         /* device stats are not reset at PFR, they likely will not be zeroed
4045          * when the driver starts. So save the first values read and use them as
4046          * offsets to be subtracted from the raw values in order to report stats
4047          * that count from zero.
4048          */
4049         if (!prev_stat_loaded)
4050                 *prev_stat = new_data;
4051         if (new_data >= *prev_stat)
4052                 *cur_stat = new_data - *prev_stat;
4053         else
4054                 /* to manage the potential roll-over */
4055                 *cur_stat = (new_data + BIT_ULL(32)) - *prev_stat;
4056 }
4057
4058
4059 /**
4060  * ice_sched_query_elem - query element information from HW
4061  * @hw: pointer to the HW struct
4062  * @node_teid: node TEID to be queried
4063  * @buf: buffer to element information
4064  *
4065  * This function queries HW element information
4066  */
4067 enum ice_status
4068 ice_sched_query_elem(struct ice_hw *hw, u32 node_teid,
4069                      struct ice_aqc_get_elem *buf)
4070 {
4071         u16 buf_size, num_elem_ret = 0;
4072         enum ice_status status;
4073
4074         buf_size = sizeof(*buf);
4075         ice_memset(buf, 0, buf_size, ICE_NONDMA_MEM);
4076         buf->generic[0].node_teid = CPU_TO_LE32(node_teid);
4077         status = ice_aq_query_sched_elems(hw, 1, buf, buf_size, &num_elem_ret,
4078                                           NULL);
4079         if (status != ICE_SUCCESS || num_elem_ret != 1)
4080                 ice_debug(hw, ICE_DBG_SCHED, "query element failed\n");
4081         return status;
4082 }
4083
4084 /**
4085  * ice_is_fw_in_rec_mode
4086  * @hw: pointer to the HW struct
4087  *
4088  * This function returns true if fw is in recovery mode
4089  */
4090 bool ice_is_fw_in_rec_mode(struct ice_hw *hw)
4091 {
4092         u32 reg;
4093
4094         /* check the current FW mode */
4095         reg = rd32(hw, GL_MNG_FWSM);
4096         return (reg & GL_MNG_FWSM_FW_MODES_M) > ICE_FW_MODE_DBG;
4097 }