net/ice/base: update macros
[dpdk.git] / drivers / net / ice / base / ice_common.c
1 /* SPDX-License-Identifier: BSD-3-Clause
2  * Copyright(c) 2001-2018
3  */
4
5 #include "ice_common.h"
6 #include "ice_sched.h"
7 #include "ice_adminq_cmd.h"
8
9 #include "ice_flow.h"
10 #include "ice_switch.h"
11
12 #define ICE_PF_RESET_WAIT_COUNT 200
13
14 #define ICE_PROG_FLEX_ENTRY(hw, rxdid, mdid, idx) \
15         wr32((hw), GLFLXP_RXDID_FLX_WRD_##idx(rxdid), \
16              ((ICE_RX_OPC_MDID << \
17                GLFLXP_RXDID_FLX_WRD_##idx##_RXDID_OPCODE_S) & \
18               GLFLXP_RXDID_FLX_WRD_##idx##_RXDID_OPCODE_M) | \
19              (((mdid) << GLFLXP_RXDID_FLX_WRD_##idx##_PROT_MDID_S) & \
20               GLFLXP_RXDID_FLX_WRD_##idx##_PROT_MDID_M))
21
22 #define ICE_PROG_FLG_ENTRY(hw, rxdid, flg_0, flg_1, flg_2, flg_3, idx) \
23         wr32((hw), GLFLXP_RXDID_FLAGS(rxdid, idx), \
24              (((flg_0) << GLFLXP_RXDID_FLAGS_FLEXIFLAG_4N_S) & \
25               GLFLXP_RXDID_FLAGS_FLEXIFLAG_4N_M) | \
26              (((flg_1) << GLFLXP_RXDID_FLAGS_FLEXIFLAG_4N_1_S) & \
27               GLFLXP_RXDID_FLAGS_FLEXIFLAG_4N_1_M) | \
28              (((flg_2) << GLFLXP_RXDID_FLAGS_FLEXIFLAG_4N_2_S) & \
29               GLFLXP_RXDID_FLAGS_FLEXIFLAG_4N_2_M) | \
30              (((flg_3) << GLFLXP_RXDID_FLAGS_FLEXIFLAG_4N_3_S) & \
31               GLFLXP_RXDID_FLAGS_FLEXIFLAG_4N_3_M))
32
33
34 /**
35  * ice_set_mac_type - Sets MAC type
36  * @hw: pointer to the HW structure
37  *
38  * This function sets the MAC type of the adapter based on the
39  * vendor ID and device ID stored in the HW structure.
40  */
41 static enum ice_status ice_set_mac_type(struct ice_hw *hw)
42 {
43         enum ice_status status = ICE_SUCCESS;
44
45         ice_debug(hw, ICE_DBG_TRACE, "ice_set_mac_type\n");
46
47         if (hw->vendor_id == ICE_INTEL_VENDOR_ID) {
48                 switch (hw->device_id) {
49                 default:
50                         hw->mac_type = ICE_MAC_GENERIC;
51                         break;
52                 }
53         } else {
54                 status = ICE_ERR_DEVICE_NOT_SUPPORTED;
55         }
56
57         ice_debug(hw, ICE_DBG_INIT, "found mac_type: %d, status: %d\n",
58                   hw->mac_type, status);
59
60         return status;
61 }
62
63
64 /**
65  * ice_clear_pf_cfg - Clear PF configuration
66  * @hw: pointer to the hardware structure
67  *
68  * Clears any existing PF configuration (VSIs, VSI lists, switch rules, port
69  * configuration, flow director filters, etc.).
70  */
71 enum ice_status ice_clear_pf_cfg(struct ice_hw *hw)
72 {
73         struct ice_aq_desc desc;
74
75         ice_fill_dflt_direct_cmd_desc(&desc, ice_aqc_opc_clear_pf_cfg);
76
77         return ice_aq_send_cmd(hw, &desc, NULL, 0, NULL);
78 }
79
80 /**
81  * ice_aq_manage_mac_read - manage MAC address read command
82  * @hw: pointer to the HW struct
83  * @buf: a virtual buffer to hold the manage MAC read response
84  * @buf_size: Size of the virtual buffer
85  * @cd: pointer to command details structure or NULL
86  *
87  * This function is used to return per PF station MAC address (0x0107).
88  * NOTE: Upon successful completion of this command, MAC address information
89  * is returned in user specified buffer. Please interpret user specified
90  * buffer as "manage_mac_read" response.
91  * Response such as various MAC addresses are stored in HW struct (port.mac)
92  * ice_aq_discover_caps is expected to be called before this function is called.
93  */
94 static enum ice_status
95 ice_aq_manage_mac_read(struct ice_hw *hw, void *buf, u16 buf_size,
96                        struct ice_sq_cd *cd)
97 {
98         struct ice_aqc_manage_mac_read_resp *resp;
99         struct ice_aqc_manage_mac_read *cmd;
100         struct ice_aq_desc desc;
101         enum ice_status status;
102         u16 flags;
103         u8 i;
104
105         cmd = &desc.params.mac_read;
106
107         if (buf_size < sizeof(*resp))
108                 return ICE_ERR_BUF_TOO_SHORT;
109
110         ice_fill_dflt_direct_cmd_desc(&desc, ice_aqc_opc_manage_mac_read);
111
112         status = ice_aq_send_cmd(hw, &desc, buf, buf_size, cd);
113         if (status)
114                 return status;
115
116         resp = (struct ice_aqc_manage_mac_read_resp *)buf;
117         flags = LE16_TO_CPU(cmd->flags) & ICE_AQC_MAN_MAC_READ_M;
118
119         if (!(flags & ICE_AQC_MAN_MAC_LAN_ADDR_VALID)) {
120                 ice_debug(hw, ICE_DBG_LAN, "got invalid MAC address\n");
121                 return ICE_ERR_CFG;
122         }
123
124         /* A single port can report up to two (LAN and WoL) addresses */
125         for (i = 0; i < cmd->num_addr; i++)
126                 if (resp[i].addr_type == ICE_AQC_MAN_MAC_ADDR_TYPE_LAN) {
127                         ice_memcpy(hw->port_info->mac.lan_addr,
128                                    resp[i].mac_addr, ETH_ALEN,
129                                    ICE_DMA_TO_NONDMA);
130                         ice_memcpy(hw->port_info->mac.perm_addr,
131                                    resp[i].mac_addr,
132                                    ETH_ALEN, ICE_DMA_TO_NONDMA);
133                         break;
134                 }
135
136         return ICE_SUCCESS;
137 }
138
139 /**
140  * ice_aq_get_phy_caps - returns PHY capabilities
141  * @pi: port information structure
142  * @qual_mods: report qualified modules
143  * @report_mode: report mode capabilities
144  * @pcaps: structure for PHY capabilities to be filled
145  * @cd: pointer to command details structure or NULL
146  *
147  * Returns the various PHY capabilities supported on the Port (0x0600)
148  */
149 enum ice_status
150 ice_aq_get_phy_caps(struct ice_port_info *pi, bool qual_mods, u8 report_mode,
151                     struct ice_aqc_get_phy_caps_data *pcaps,
152                     struct ice_sq_cd *cd)
153 {
154         struct ice_aqc_get_phy_caps *cmd;
155         u16 pcaps_size = sizeof(*pcaps);
156         struct ice_aq_desc desc;
157         enum ice_status status;
158
159         cmd = &desc.params.get_phy;
160
161         if (!pcaps || (report_mode & ~ICE_AQC_REPORT_MODE_M) || !pi)
162                 return ICE_ERR_PARAM;
163
164         ice_fill_dflt_direct_cmd_desc(&desc, ice_aqc_opc_get_phy_caps);
165
166         if (qual_mods)
167                 cmd->param0 |= CPU_TO_LE16(ICE_AQC_GET_PHY_RQM);
168
169         cmd->param0 |= CPU_TO_LE16(report_mode);
170         status = ice_aq_send_cmd(pi->hw, &desc, pcaps, pcaps_size, cd);
171
172         if (status == ICE_SUCCESS && report_mode == ICE_AQC_REPORT_TOPO_CAP) {
173                 pi->phy.phy_type_low = LE64_TO_CPU(pcaps->phy_type_low);
174                 pi->phy.phy_type_high = LE64_TO_CPU(pcaps->phy_type_high);
175         }
176
177         return status;
178 }
179
180 /**
181  * ice_get_media_type - Gets media type
182  * @pi: port information structure
183  */
184 static enum ice_media_type ice_get_media_type(struct ice_port_info *pi)
185 {
186         struct ice_link_status *hw_link_info;
187
188         if (!pi)
189                 return ICE_MEDIA_UNKNOWN;
190
191         hw_link_info = &pi->phy.link_info;
192         if (hw_link_info->phy_type_low && hw_link_info->phy_type_high)
193                 /* If more than one media type is selected, report unknown */
194                 return ICE_MEDIA_UNKNOWN;
195
196         if (hw_link_info->phy_type_low) {
197                 switch (hw_link_info->phy_type_low) {
198                 case ICE_PHY_TYPE_LOW_1000BASE_SX:
199                 case ICE_PHY_TYPE_LOW_1000BASE_LX:
200                 case ICE_PHY_TYPE_LOW_10GBASE_SR:
201                 case ICE_PHY_TYPE_LOW_10GBASE_LR:
202                 case ICE_PHY_TYPE_LOW_10G_SFI_C2C:
203                 case ICE_PHY_TYPE_LOW_25GBASE_SR:
204                 case ICE_PHY_TYPE_LOW_25GBASE_LR:
205                 case ICE_PHY_TYPE_LOW_25G_AUI_C2C:
206                 case ICE_PHY_TYPE_LOW_40GBASE_SR4:
207                 case ICE_PHY_TYPE_LOW_40GBASE_LR4:
208                 case ICE_PHY_TYPE_LOW_50GBASE_SR2:
209                 case ICE_PHY_TYPE_LOW_50GBASE_LR2:
210                 case ICE_PHY_TYPE_LOW_50GBASE_SR:
211                 case ICE_PHY_TYPE_LOW_50GBASE_FR:
212                 case ICE_PHY_TYPE_LOW_50GBASE_LR:
213                 case ICE_PHY_TYPE_LOW_100GBASE_SR4:
214                 case ICE_PHY_TYPE_LOW_100GBASE_LR4:
215                 case ICE_PHY_TYPE_LOW_100GBASE_SR2:
216                 case ICE_PHY_TYPE_LOW_100GBASE_DR:
217                         return ICE_MEDIA_FIBER;
218                 case ICE_PHY_TYPE_LOW_100BASE_TX:
219                 case ICE_PHY_TYPE_LOW_1000BASE_T:
220                 case ICE_PHY_TYPE_LOW_2500BASE_T:
221                 case ICE_PHY_TYPE_LOW_5GBASE_T:
222                 case ICE_PHY_TYPE_LOW_10GBASE_T:
223                 case ICE_PHY_TYPE_LOW_25GBASE_T:
224                         return ICE_MEDIA_BASET;
225                 case ICE_PHY_TYPE_LOW_10G_SFI_DA:
226                 case ICE_PHY_TYPE_LOW_25GBASE_CR:
227                 case ICE_PHY_TYPE_LOW_25GBASE_CR_S:
228                 case ICE_PHY_TYPE_LOW_25GBASE_CR1:
229                 case ICE_PHY_TYPE_LOW_40GBASE_CR4:
230                 case ICE_PHY_TYPE_LOW_50GBASE_CR2:
231                 case ICE_PHY_TYPE_LOW_50GBASE_CP:
232                 case ICE_PHY_TYPE_LOW_100GBASE_CR4:
233                 case ICE_PHY_TYPE_LOW_100GBASE_CR_PAM4:
234                 case ICE_PHY_TYPE_LOW_100GBASE_CP2:
235                         return ICE_MEDIA_DA;
236                 case ICE_PHY_TYPE_LOW_1000BASE_KX:
237                 case ICE_PHY_TYPE_LOW_2500BASE_KX:
238                 case ICE_PHY_TYPE_LOW_2500BASE_X:
239                 case ICE_PHY_TYPE_LOW_5GBASE_KR:
240                 case ICE_PHY_TYPE_LOW_10GBASE_KR_CR1:
241                 case ICE_PHY_TYPE_LOW_25GBASE_KR:
242                 case ICE_PHY_TYPE_LOW_25GBASE_KR1:
243                 case ICE_PHY_TYPE_LOW_25GBASE_KR_S:
244                 case ICE_PHY_TYPE_LOW_40GBASE_KR4:
245                 case ICE_PHY_TYPE_LOW_50GBASE_KR_PAM4:
246                 case ICE_PHY_TYPE_LOW_50GBASE_KR2:
247                 case ICE_PHY_TYPE_LOW_100GBASE_KR4:
248                 case ICE_PHY_TYPE_LOW_100GBASE_KR_PAM4:
249                         return ICE_MEDIA_BACKPLANE;
250                 }
251         } else {
252                 switch (hw_link_info->phy_type_high) {
253                 case ICE_PHY_TYPE_HIGH_100GBASE_KR2_PAM4:
254                         return ICE_MEDIA_BACKPLANE;
255                 }
256         }
257         return ICE_MEDIA_UNKNOWN;
258 }
259
260 /**
261  * ice_aq_get_link_info
262  * @pi: port information structure
263  * @ena_lse: enable/disable LinkStatusEvent reporting
264  * @link: pointer to link status structure - optional
265  * @cd: pointer to command details structure or NULL
266  *
267  * Get Link Status (0x607). Returns the link status of the adapter.
268  */
269 enum ice_status
270 ice_aq_get_link_info(struct ice_port_info *pi, bool ena_lse,
271                      struct ice_link_status *link, struct ice_sq_cd *cd)
272 {
273         struct ice_link_status *hw_link_info_old, *hw_link_info;
274         struct ice_aqc_get_link_status_data link_data = { 0 };
275         struct ice_aqc_get_link_status *resp;
276         enum ice_media_type *hw_media_type;
277         struct ice_fc_info *hw_fc_info;
278         bool tx_pause, rx_pause;
279         struct ice_aq_desc desc;
280         enum ice_status status;
281         u16 cmd_flags;
282
283         if (!pi)
284                 return ICE_ERR_PARAM;
285         hw_link_info_old = &pi->phy.link_info_old;
286         hw_media_type = &pi->phy.media_type;
287         hw_link_info = &pi->phy.link_info;
288         hw_fc_info = &pi->fc;
289
290         ice_fill_dflt_direct_cmd_desc(&desc, ice_aqc_opc_get_link_status);
291         cmd_flags = (ena_lse) ? ICE_AQ_LSE_ENA : ICE_AQ_LSE_DIS;
292         resp = &desc.params.get_link_status;
293         resp->cmd_flags = CPU_TO_LE16(cmd_flags);
294         resp->lport_num = pi->lport;
295
296         status = ice_aq_send_cmd(pi->hw, &desc, &link_data, sizeof(link_data),
297                                  cd);
298
299         if (status != ICE_SUCCESS)
300                 return status;
301
302         /* save off old link status information */
303         *hw_link_info_old = *hw_link_info;
304
305         /* update current link status information */
306         hw_link_info->link_speed = LE16_TO_CPU(link_data.link_speed);
307         hw_link_info->phy_type_low = LE64_TO_CPU(link_data.phy_type_low);
308         hw_link_info->phy_type_high = LE64_TO_CPU(link_data.phy_type_high);
309         *hw_media_type = ice_get_media_type(pi);
310         hw_link_info->link_info = link_data.link_info;
311         hw_link_info->an_info = link_data.an_info;
312         hw_link_info->ext_info = link_data.ext_info;
313         hw_link_info->max_frame_size = LE16_TO_CPU(link_data.max_frame_size);
314         hw_link_info->fec_info = link_data.cfg & ICE_AQ_FEC_MASK;
315         hw_link_info->topo_media_conflict = link_data.topo_media_conflict;
316         hw_link_info->pacing = link_data.cfg & ICE_AQ_CFG_PACING_M;
317
318         /* update fc info */
319         tx_pause = !!(link_data.an_info & ICE_AQ_LINK_PAUSE_TX);
320         rx_pause = !!(link_data.an_info & ICE_AQ_LINK_PAUSE_RX);
321         if (tx_pause && rx_pause)
322                 hw_fc_info->current_mode = ICE_FC_FULL;
323         else if (tx_pause)
324                 hw_fc_info->current_mode = ICE_FC_TX_PAUSE;
325         else if (rx_pause)
326                 hw_fc_info->current_mode = ICE_FC_RX_PAUSE;
327         else
328                 hw_fc_info->current_mode = ICE_FC_NONE;
329
330         hw_link_info->lse_ena =
331                 !!(resp->cmd_flags & CPU_TO_LE16(ICE_AQ_LSE_IS_ENABLED));
332
333
334         /* save link status information */
335         if (link)
336                 *link = *hw_link_info;
337
338         /* flag cleared so calling functions don't call AQ again */
339         pi->phy.get_link_info = false;
340
341         return ICE_SUCCESS;
342 }
343
344 /**
345  * ice_init_flex_flags
346  * @hw: pointer to the hardware structure
347  * @prof_id: Rx Descriptor Builder profile ID
348  *
349  * Function to initialize Rx flex flags
350  */
351 static void ice_init_flex_flags(struct ice_hw *hw, enum ice_rxdid prof_id)
352 {
353         u8 idx = 0;
354
355         /* Flex-flag fields (0-2) are programmed with FLG64 bits with layout:
356          * flexiflags0[5:0] - TCP flags, is_packet_fragmented, is_packet_UDP_GRE
357          * flexiflags1[3:0] - Not used for flag programming
358          * flexiflags2[7:0] - Tunnel and VLAN types
359          * 2 invalid fields in last index
360          */
361         switch (prof_id) {
362         /* Rx flex flags are currently programmed for the NIC profiles only.
363          * Different flag bit programming configurations can be added per
364          * profile as needed.
365          */
366         case ICE_RXDID_FLEX_NIC:
367         case ICE_RXDID_FLEX_NIC_2:
368                 ICE_PROG_FLG_ENTRY(hw, prof_id, ICE_FLG_PKT_FRG,
369                                    ICE_FLG_UDP_GRE, ICE_FLG_PKT_DSI,
370                                    ICE_FLG_FIN, idx++);
371                 /* flex flag 1 is not used for flexi-flag programming, skipping
372                  * these four FLG64 bits.
373                  */
374                 ICE_PROG_FLG_ENTRY(hw, prof_id, ICE_FLG_SYN, ICE_FLG_RST,
375                                    ICE_FLG_PKT_DSI, ICE_FLG_PKT_DSI, idx++);
376                 ICE_PROG_FLG_ENTRY(hw, prof_id, ICE_FLG_PKT_DSI,
377                                    ICE_FLG_PKT_DSI, ICE_FLG_EVLAN_x8100,
378                                    ICE_FLG_EVLAN_x9100, idx++);
379                 ICE_PROG_FLG_ENTRY(hw, prof_id, ICE_FLG_VLAN_x8100,
380                                    ICE_FLG_TNL_VLAN, ICE_FLG_TNL_MAC,
381                                    ICE_FLG_TNL0, idx++);
382                 ICE_PROG_FLG_ENTRY(hw, prof_id, ICE_FLG_TNL1, ICE_FLG_TNL2,
383                                    ICE_FLG_PKT_DSI, ICE_FLG_PKT_DSI, idx);
384                 break;
385
386         default:
387                 ice_debug(hw, ICE_DBG_INIT,
388                           "Flag programming for profile ID %d not supported\n",
389                           prof_id);
390         }
391 }
392
393 /**
394  * ice_init_flex_flds
395  * @hw: pointer to the hardware structure
396  * @prof_id: Rx Descriptor Builder profile ID
397  *
398  * Function to initialize flex descriptors
399  */
400 static void ice_init_flex_flds(struct ice_hw *hw, enum ice_rxdid prof_id)
401 {
402         enum ice_flex_mdid mdid;
403
404         switch (prof_id) {
405         case ICE_RXDID_FLEX_NIC:
406         case ICE_RXDID_FLEX_NIC_2:
407                 ICE_PROG_FLEX_ENTRY(hw, prof_id, ICE_MDID_RX_HASH_LOW, 0);
408                 ICE_PROG_FLEX_ENTRY(hw, prof_id, ICE_MDID_RX_HASH_HIGH, 1);
409                 ICE_PROG_FLEX_ENTRY(hw, prof_id, ICE_MDID_FLOW_ID_LOWER, 2);
410
411                 mdid = (prof_id == ICE_RXDID_FLEX_NIC_2) ?
412                         ICE_MDID_SRC_VSI : ICE_MDID_FLOW_ID_HIGH;
413
414                 ICE_PROG_FLEX_ENTRY(hw, prof_id, mdid, 3);
415
416                 ice_init_flex_flags(hw, prof_id);
417                 break;
418
419         default:
420                 ice_debug(hw, ICE_DBG_INIT,
421                           "Field init for profile ID %d not supported\n",
422                           prof_id);
423         }
424 }
425
426 /**
427  * ice_aq_set_mac_cfg
428  * @hw: pointer to the HW struct
429  * @max_frame_size: Maximum Frame Size to be supported
430  * @cd: pointer to command details structure or NULL
431  *
432  * Set MAC configuration (0x0603)
433  */
434 enum ice_status
435 ice_aq_set_mac_cfg(struct ice_hw *hw, u16 max_frame_size, struct ice_sq_cd *cd)
436 {
437         u16 fc_threshold_val, tx_timer_val;
438         struct ice_aqc_set_mac_cfg *cmd;
439         struct ice_port_info *pi;
440         struct ice_aq_desc desc;
441         enum ice_status status;
442         u8 port_num = 0;
443         bool link_up;
444         u32 reg_val;
445
446         cmd = &desc.params.set_mac_cfg;
447
448         if (max_frame_size == 0)
449                 return ICE_ERR_PARAM;
450
451         ice_fill_dflt_direct_cmd_desc(&desc, ice_aqc_opc_set_mac_cfg);
452
453         cmd->max_frame_size = CPU_TO_LE16(max_frame_size);
454
455         /* Retrieve the current data_pacing value in FW*/
456         pi = &hw->port_info[port_num];
457
458         /* We turn on the get_link_info so that ice_update_link_info(...)
459          * can be called.
460          */
461         pi->phy.get_link_info = 1;
462
463         status = ice_get_link_status(pi, &link_up);
464
465         if (status)
466                 return status;
467
468         cmd->params = pi->phy.link_info.pacing;
469
470         /* We read back the transmit timer and fc threshold value of
471          * LFC. Thus, we will use index =
472          * PRTMAC_HSEC_CTL_TX_PAUSE_QUANTA_MAX_INDEX.
473          *
474          * Also, because we are opearating on transmit timer and fc
475          * threshold of LFC, we don't turn on any bit in tx_tmr_priority
476          */
477 #define IDX_OF_LFC PRTMAC_HSEC_CTL_TX_PAUSE_QUANTA_MAX_INDEX
478
479         /* Retrieve the transmit timer */
480         reg_val = rd32(hw,
481                        PRTMAC_HSEC_CTL_TX_PAUSE_QUANTA(IDX_OF_LFC));
482         tx_timer_val = reg_val &
483                 PRTMAC_HSEC_CTL_TX_PAUSE_QUANTA_HSEC_CTL_TX_PAUSE_QUANTA_M;
484         cmd->tx_tmr_value = CPU_TO_LE16(tx_timer_val);
485
486         /* Retrieve the fc threshold */
487         reg_val = rd32(hw,
488                        PRTMAC_HSEC_CTL_TX_PAUSE_REFRESH_TIMER(IDX_OF_LFC));
489         fc_threshold_val = reg_val & MAKEMASK(0xFFFF, 0);
490         cmd->fc_refresh_threshold = CPU_TO_LE16(fc_threshold_val);
491
492         return ice_aq_send_cmd(hw, &desc, NULL, 0, cd);
493 }
494
495 /**
496  * ice_init_fltr_mgmt_struct - initializes filter management list and locks
497  * @hw: pointer to the HW struct
498  */
499 static enum ice_status ice_init_fltr_mgmt_struct(struct ice_hw *hw)
500 {
501         struct ice_switch_info *sw;
502
503         hw->switch_info = (struct ice_switch_info *)
504                           ice_malloc(hw, sizeof(*hw->switch_info));
505         sw = hw->switch_info;
506
507         if (!sw)
508                 return ICE_ERR_NO_MEMORY;
509
510         INIT_LIST_HEAD(&sw->vsi_list_map_head);
511
512         return ice_init_def_sw_recp(hw);
513 }
514
515 /**
516  * ice_cleanup_fltr_mgmt_struct - cleanup filter management list and locks
517  * @hw: pointer to the HW struct
518  */
519 static void ice_cleanup_fltr_mgmt_struct(struct ice_hw *hw)
520 {
521         struct ice_switch_info *sw = hw->switch_info;
522         struct ice_vsi_list_map_info *v_pos_map;
523         struct ice_vsi_list_map_info *v_tmp_map;
524         struct ice_sw_recipe *recps;
525         u8 i;
526
527         LIST_FOR_EACH_ENTRY_SAFE(v_pos_map, v_tmp_map, &sw->vsi_list_map_head,
528                                  ice_vsi_list_map_info, list_entry) {
529                 LIST_DEL(&v_pos_map->list_entry);
530                 ice_free(hw, v_pos_map);
531         }
532         recps = hw->switch_info->recp_list;
533         for (i = 0; i < ICE_MAX_NUM_RECIPES; i++) {
534                 recps[i].root_rid = i;
535
536                 if (recps[i].adv_rule) {
537                         struct ice_adv_fltr_mgmt_list_entry *tmp_entry;
538                         struct ice_adv_fltr_mgmt_list_entry *lst_itr;
539
540                         ice_destroy_lock(&recps[i].filt_rule_lock);
541                         LIST_FOR_EACH_ENTRY_SAFE(lst_itr, tmp_entry,
542                                                  &recps[i].filt_rules,
543                                                  ice_adv_fltr_mgmt_list_entry,
544                                                  list_entry) {
545                                 LIST_DEL(&lst_itr->list_entry);
546                                 ice_free(hw, lst_itr->lkups);
547                                 ice_free(hw, lst_itr);
548                         }
549                 } else {
550                         struct ice_fltr_mgmt_list_entry *lst_itr, *tmp_entry;
551
552                         ice_destroy_lock(&recps[i].filt_rule_lock);
553                         LIST_FOR_EACH_ENTRY_SAFE(lst_itr, tmp_entry,
554                                                  &recps[i].filt_rules,
555                                                  ice_fltr_mgmt_list_entry,
556                                                  list_entry) {
557                                 LIST_DEL(&lst_itr->list_entry);
558                                 ice_free(hw, lst_itr);
559                         }
560                 }
561         }
562         ice_rm_all_sw_replay_rule_info(hw);
563         ice_free(hw, sw->recp_list);
564         ice_free(hw, sw);
565 }
566
567 #define ICE_FW_LOG_DESC_SIZE(n) (sizeof(struct ice_aqc_fw_logging_data) + \
568         (((n) - 1) * sizeof(((struct ice_aqc_fw_logging_data *)0)->entry)))
569 #define ICE_FW_LOG_DESC_SIZE_MAX        \
570         ICE_FW_LOG_DESC_SIZE(ICE_AQC_FW_LOG_ID_MAX)
571
572 /**
573  * ice_cfg_fw_log - configure FW logging
574  * @hw: pointer to the HW struct
575  * @enable: enable certain FW logging events if true, disable all if false
576  *
577  * This function enables/disables the FW logging via Rx CQ events and a UART
578  * port based on predetermined configurations. FW logging via the Rx CQ can be
579  * enabled/disabled for individual PF's. However, FW logging via the UART can
580  * only be enabled/disabled for all PFs on the same device.
581  *
582  * To enable overall FW logging, the "cq_en" and "uart_en" enable bits in
583  * hw->fw_log need to be set accordingly, e.g. based on user-provided input,
584  * before initializing the device.
585  *
586  * When re/configuring FW logging, callers need to update the "cfg" elements of
587  * the hw->fw_log.evnts array with the desired logging event configurations for
588  * modules of interest. When disabling FW logging completely, the callers can
589  * just pass false in the "enable" parameter. On completion, the function will
590  * update the "cur" element of the hw->fw_log.evnts array with the resulting
591  * logging event configurations of the modules that are being re/configured. FW
592  * logging modules that are not part of a reconfiguration operation retain their
593  * previous states.
594  *
595  * Before resetting the device, it is recommended that the driver disables FW
596  * logging before shutting down the control queue. When disabling FW logging
597  * ("enable" = false), the latest configurations of FW logging events stored in
598  * hw->fw_log.evnts[] are not overridden to allow them to be reconfigured after
599  * a device reset.
600  *
601  * When enabling FW logging to emit log messages via the Rx CQ during the
602  * device's initialization phase, a mechanism alternative to interrupt handlers
603  * needs to be used to extract FW log messages from the Rx CQ periodically and
604  * to prevent the Rx CQ from being full and stalling other types of control
605  * messages from FW to SW. Interrupts are typically disabled during the device's
606  * initialization phase.
607  */
608 static enum ice_status ice_cfg_fw_log(struct ice_hw *hw, bool enable)
609 {
610         struct ice_aqc_fw_logging_data *data = NULL;
611         struct ice_aqc_fw_logging *cmd;
612         enum ice_status status = ICE_SUCCESS;
613         u16 i, chgs = 0, len = 0;
614         struct ice_aq_desc desc;
615         u8 actv_evnts = 0;
616         void *buf = NULL;
617
618         if (!hw->fw_log.cq_en && !hw->fw_log.uart_en)
619                 return ICE_SUCCESS;
620
621         /* Disable FW logging only when the control queue is still responsive */
622         if (!enable &&
623             (!hw->fw_log.actv_evnts || !ice_check_sq_alive(hw, &hw->adminq)))
624                 return ICE_SUCCESS;
625
626         ice_fill_dflt_direct_cmd_desc(&desc, ice_aqc_opc_fw_logging);
627         cmd = &desc.params.fw_logging;
628
629         /* Indicate which controls are valid */
630         if (hw->fw_log.cq_en)
631                 cmd->log_ctrl_valid |= ICE_AQC_FW_LOG_AQ_VALID;
632
633         if (hw->fw_log.uart_en)
634                 cmd->log_ctrl_valid |= ICE_AQC_FW_LOG_UART_VALID;
635
636         if (enable) {
637                 /* Fill in an array of entries with FW logging modules and
638                  * logging events being reconfigured.
639                  */
640                 for (i = 0; i < ICE_AQC_FW_LOG_ID_MAX; i++) {
641                         u16 val;
642
643                         /* Keep track of enabled event types */
644                         actv_evnts |= hw->fw_log.evnts[i].cfg;
645
646                         if (hw->fw_log.evnts[i].cfg == hw->fw_log.evnts[i].cur)
647                                 continue;
648
649                         if (!data) {
650                                 data = (struct ice_aqc_fw_logging_data *)
651                                         ice_malloc(hw,
652                                                    ICE_FW_LOG_DESC_SIZE_MAX);
653                                 if (!data)
654                                         return ICE_ERR_NO_MEMORY;
655                         }
656
657                         val = i << ICE_AQC_FW_LOG_ID_S;
658                         val |= hw->fw_log.evnts[i].cfg << ICE_AQC_FW_LOG_EN_S;
659                         data->entry[chgs++] = CPU_TO_LE16(val);
660                 }
661
662                 /* Only enable FW logging if at least one module is specified.
663                  * If FW logging is currently enabled but all modules are not
664                  * enabled to emit log messages, disable FW logging altogether.
665                  */
666                 if (actv_evnts) {
667                         /* Leave if there is effectively no change */
668                         if (!chgs)
669                                 goto out;
670
671                         if (hw->fw_log.cq_en)
672                                 cmd->log_ctrl |= ICE_AQC_FW_LOG_AQ_EN;
673
674                         if (hw->fw_log.uart_en)
675                                 cmd->log_ctrl |= ICE_AQC_FW_LOG_UART_EN;
676
677                         buf = data;
678                         len = ICE_FW_LOG_DESC_SIZE(chgs);
679                         desc.flags |= CPU_TO_LE16(ICE_AQ_FLAG_RD);
680                 }
681         }
682
683         status = ice_aq_send_cmd(hw, &desc, buf, len, NULL);
684         if (!status) {
685                 /* Update the current configuration to reflect events enabled.
686                  * hw->fw_log.cq_en and hw->fw_log.uart_en indicate if the FW
687                  * logging mode is enabled for the device. They do not reflect
688                  * actual modules being enabled to emit log messages. So, their
689                  * values remain unchanged even when all modules are disabled.
690                  */
691                 u16 cnt = enable ? chgs : (u16)ICE_AQC_FW_LOG_ID_MAX;
692
693                 hw->fw_log.actv_evnts = actv_evnts;
694                 for (i = 0; i < cnt; i++) {
695                         u16 v, m;
696
697                         if (!enable) {
698                                 /* When disabling all FW logging events as part
699                                  * of device's de-initialization, the original
700                                  * configurations are retained, and can be used
701                                  * to reconfigure FW logging later if the device
702                                  * is re-initialized.
703                                  */
704                                 hw->fw_log.evnts[i].cur = 0;
705                                 continue;
706                         }
707
708                         v = LE16_TO_CPU(data->entry[i]);
709                         m = (v & ICE_AQC_FW_LOG_ID_M) >> ICE_AQC_FW_LOG_ID_S;
710                         hw->fw_log.evnts[m].cur = hw->fw_log.evnts[m].cfg;
711                 }
712         }
713
714 out:
715         if (data)
716                 ice_free(hw, data);
717
718         return status;
719 }
720
721 /**
722  * ice_output_fw_log
723  * @hw: pointer to the HW struct
724  * @desc: pointer to the AQ message descriptor
725  * @buf: pointer to the buffer accompanying the AQ message
726  *
727  * Formats a FW Log message and outputs it via the standard driver logs.
728  */
729 void ice_output_fw_log(struct ice_hw *hw, struct ice_aq_desc *desc, void *buf)
730 {
731         ice_debug(hw, ICE_DBG_AQ_MSG, "[ FW Log Msg Start ]\n");
732         ice_debug_array(hw, ICE_DBG_AQ_MSG, 16, 1, (u8 *)buf,
733                         LE16_TO_CPU(desc->datalen));
734         ice_debug(hw, ICE_DBG_AQ_MSG, "[ FW Log Msg End ]\n");
735 }
736
737 /**
738  * ice_get_itr_intrl_gran - determine int/intrl granularity
739  * @hw: pointer to the HW struct
740  *
741  * Determines the itr/intrl granularities based on the maximum aggregate
742  * bandwidth according to the device's configuration during power-on.
743  */
744 static enum ice_status ice_get_itr_intrl_gran(struct ice_hw *hw)
745 {
746         u8 max_agg_bw = (rd32(hw, GL_PWR_MODE_CTL) &
747                          GL_PWR_MODE_CTL_CAR_MAX_BW_M) >>
748                         GL_PWR_MODE_CTL_CAR_MAX_BW_S;
749
750         switch (max_agg_bw) {
751         case ICE_MAX_AGG_BW_200G:
752         case ICE_MAX_AGG_BW_100G:
753         case ICE_MAX_AGG_BW_50G:
754                 hw->itr_gran = ICE_ITR_GRAN_ABOVE_25;
755                 hw->intrl_gran = ICE_INTRL_GRAN_ABOVE_25;
756                 break;
757         case ICE_MAX_AGG_BW_25G:
758                 hw->itr_gran = ICE_ITR_GRAN_MAX_25;
759                 hw->intrl_gran = ICE_INTRL_GRAN_MAX_25;
760                 break;
761         default:
762                 ice_debug(hw, ICE_DBG_INIT,
763                           "Failed to determine itr/intrl granularity\n");
764                 return ICE_ERR_CFG;
765         }
766
767         return ICE_SUCCESS;
768 }
769
770 /**
771  * ice_init_hw - main hardware initialization routine
772  * @hw: pointer to the hardware structure
773  */
774 enum ice_status ice_init_hw(struct ice_hw *hw)
775 {
776         struct ice_aqc_get_phy_caps_data *pcaps;
777         enum ice_status status;
778         u16 mac_buf_len;
779         void *mac_buf;
780
781         ice_debug(hw, ICE_DBG_TRACE, "ice_init_hw");
782
783
784         /* Set MAC type based on DeviceID */
785         status = ice_set_mac_type(hw);
786         if (status)
787                 return status;
788
789         hw->pf_id = (u8)(rd32(hw, PF_FUNC_RID) &
790                          PF_FUNC_RID_FUNCTION_NUMBER_M) >>
791                 PF_FUNC_RID_FUNCTION_NUMBER_S;
792
793
794         status = ice_reset(hw, ICE_RESET_PFR);
795         if (status)
796                 return status;
797
798         status = ice_get_itr_intrl_gran(hw);
799         if (status)
800                 return status;
801
802
803         status = ice_init_all_ctrlq(hw);
804         if (status)
805                 goto err_unroll_cqinit;
806
807         /* Enable FW logging. Not fatal if this fails. */
808         status = ice_cfg_fw_log(hw, true);
809         if (status)
810                 ice_debug(hw, ICE_DBG_INIT, "Failed to enable FW logging.\n");
811
812         status = ice_clear_pf_cfg(hw);
813         if (status)
814                 goto err_unroll_cqinit;
815
816
817         ice_clear_pxe_mode(hw);
818
819         status = ice_init_nvm(hw);
820         if (status)
821                 goto err_unroll_cqinit;
822
823         status = ice_get_caps(hw);
824         if (status)
825                 goto err_unroll_cqinit;
826
827         hw->port_info = (struct ice_port_info *)
828                         ice_malloc(hw, sizeof(*hw->port_info));
829         if (!hw->port_info) {
830                 status = ICE_ERR_NO_MEMORY;
831                 goto err_unroll_cqinit;
832         }
833
834         /* set the back pointer to HW */
835         hw->port_info->hw = hw;
836
837         /* Initialize port_info struct with switch configuration data */
838         status = ice_get_initial_sw_cfg(hw);
839         if (status)
840                 goto err_unroll_alloc;
841
842         hw->evb_veb = true;
843
844         /* Query the allocated resources for Tx scheduler */
845         status = ice_sched_query_res_alloc(hw);
846         if (status) {
847                 ice_debug(hw, ICE_DBG_SCHED,
848                           "Failed to get scheduler allocated resources\n");
849                 goto err_unroll_alloc;
850         }
851
852
853         /* Initialize port_info struct with scheduler data */
854         status = ice_sched_init_port(hw->port_info);
855         if (status)
856                 goto err_unroll_sched;
857
858         pcaps = (struct ice_aqc_get_phy_caps_data *)
859                 ice_malloc(hw, sizeof(*pcaps));
860         if (!pcaps) {
861                 status = ICE_ERR_NO_MEMORY;
862                 goto err_unroll_sched;
863         }
864
865         /* Initialize port_info struct with PHY capabilities */
866         status = ice_aq_get_phy_caps(hw->port_info, false,
867                                      ICE_AQC_REPORT_TOPO_CAP, pcaps, NULL);
868         ice_free(hw, pcaps);
869         if (status)
870                 goto err_unroll_sched;
871
872         /* Initialize port_info struct with link information */
873         status = ice_aq_get_link_info(hw->port_info, false, NULL, NULL);
874         if (status)
875                 goto err_unroll_sched;
876         /* need a valid SW entry point to build a Tx tree */
877         if (!hw->sw_entry_point_layer) {
878                 ice_debug(hw, ICE_DBG_SCHED, "invalid sw entry point\n");
879                 status = ICE_ERR_CFG;
880                 goto err_unroll_sched;
881         }
882         INIT_LIST_HEAD(&hw->agg_list);
883         /* Initialize max burst size */
884         if (!hw->max_burst_size)
885                 ice_cfg_rl_burst_size(hw, ICE_SCHED_DFLT_BURST_SIZE);
886
887         status = ice_init_fltr_mgmt_struct(hw);
888         if (status)
889                 goto err_unroll_sched;
890
891
892         /* Get MAC information */
893         /* A single port can report up to two (LAN and WoL) addresses */
894         mac_buf = ice_calloc(hw, 2,
895                              sizeof(struct ice_aqc_manage_mac_read_resp));
896         mac_buf_len = 2 * sizeof(struct ice_aqc_manage_mac_read_resp);
897
898         if (!mac_buf) {
899                 status = ICE_ERR_NO_MEMORY;
900                 goto err_unroll_fltr_mgmt_struct;
901         }
902
903         status = ice_aq_manage_mac_read(hw, mac_buf, mac_buf_len, NULL);
904         ice_free(hw, mac_buf);
905
906         if (status)
907                 goto err_unroll_fltr_mgmt_struct;
908
909         ice_init_flex_flds(hw, ICE_RXDID_FLEX_NIC);
910         ice_init_flex_flds(hw, ICE_RXDID_FLEX_NIC_2);
911
912
913         return ICE_SUCCESS;
914
915 err_unroll_fltr_mgmt_struct:
916         ice_cleanup_fltr_mgmt_struct(hw);
917 err_unroll_sched:
918         ice_sched_cleanup_all(hw);
919 err_unroll_alloc:
920         ice_free(hw, hw->port_info);
921         hw->port_info = NULL;
922 err_unroll_cqinit:
923         ice_shutdown_all_ctrlq(hw);
924         return status;
925 }
926
927 /**
928  * ice_deinit_hw - unroll initialization operations done by ice_init_hw
929  * @hw: pointer to the hardware structure
930  *
931  * This should be called only during nominal operation, not as a result of
932  * ice_init_hw() failing since ice_init_hw() will take care of unrolling
933  * applicable initializations if it fails for any reason.
934  */
935 void ice_deinit_hw(struct ice_hw *hw)
936 {
937         ice_cleanup_fltr_mgmt_struct(hw);
938
939         ice_sched_cleanup_all(hw);
940         ice_sched_clear_agg(hw);
941         ice_free_seg(hw);
942
943         if (hw->port_info) {
944                 ice_free(hw, hw->port_info);
945                 hw->port_info = NULL;
946         }
947
948         /* Attempt to disable FW logging before shutting down control queues */
949         ice_cfg_fw_log(hw, false);
950         ice_shutdown_all_ctrlq(hw);
951
952         /* Clear VSI contexts if not already cleared */
953         ice_clear_all_vsi_ctx(hw);
954 }
955
956 /**
957  * ice_check_reset - Check to see if a global reset is complete
958  * @hw: pointer to the hardware structure
959  */
960 enum ice_status ice_check_reset(struct ice_hw *hw)
961 {
962         u32 cnt, reg = 0, grst_delay;
963
964         /* Poll for Device Active state in case a recent CORER, GLOBR,
965          * or EMPR has occurred. The grst delay value is in 100ms units.
966          * Add 1sec for outstanding AQ commands that can take a long time.
967          */
968 #define GLGEN_RSTCTL            0x000B8180 /* Reset Source: POR */
969 #define GLGEN_RSTCTL_GRSTDEL_S  0
970 #define GLGEN_RSTCTL_GRSTDEL_M  MAKEMASK(0x3F, GLGEN_RSTCTL_GRSTDEL_S)
971         grst_delay = ((rd32(hw, GLGEN_RSTCTL) & GLGEN_RSTCTL_GRSTDEL_M) >>
972                       GLGEN_RSTCTL_GRSTDEL_S) + 10;
973
974         for (cnt = 0; cnt < grst_delay; cnt++) {
975                 ice_msec_delay(100, true);
976                 reg = rd32(hw, GLGEN_RSTAT);
977                 if (!(reg & GLGEN_RSTAT_DEVSTATE_M))
978                         break;
979         }
980
981         if (cnt == grst_delay) {
982                 ice_debug(hw, ICE_DBG_INIT,
983                           "Global reset polling failed to complete.\n");
984                 return ICE_ERR_RESET_FAILED;
985         }
986
987 #define ICE_RESET_DONE_MASK     (GLNVM_ULD_CORER_DONE_M | \
988                                  GLNVM_ULD_GLOBR_DONE_M)
989
990         /* Device is Active; check Global Reset processes are done */
991         for (cnt = 0; cnt < ICE_PF_RESET_WAIT_COUNT; cnt++) {
992                 reg = rd32(hw, GLNVM_ULD) & ICE_RESET_DONE_MASK;
993                 if (reg == ICE_RESET_DONE_MASK) {
994                         ice_debug(hw, ICE_DBG_INIT,
995                                   "Global reset processes done. %d\n", cnt);
996                         break;
997                 }
998                 ice_msec_delay(10, true);
999         }
1000
1001         if (cnt == ICE_PF_RESET_WAIT_COUNT) {
1002                 ice_debug(hw, ICE_DBG_INIT,
1003                           "Wait for Reset Done timed out. GLNVM_ULD = 0x%x\n",
1004                           reg);
1005                 return ICE_ERR_RESET_FAILED;
1006         }
1007
1008         return ICE_SUCCESS;
1009 }
1010
1011 /**
1012  * ice_pf_reset - Reset the PF
1013  * @hw: pointer to the hardware structure
1014  *
1015  * If a global reset has been triggered, this function checks
1016  * for its completion and then issues the PF reset
1017  */
1018 static enum ice_status ice_pf_reset(struct ice_hw *hw)
1019 {
1020         u32 cnt, reg;
1021
1022         /* If at function entry a global reset was already in progress, i.e.
1023          * state is not 'device active' or any of the reset done bits are not
1024          * set in GLNVM_ULD, there is no need for a PF Reset; poll until the
1025          * global reset is done.
1026          */
1027         if ((rd32(hw, GLGEN_RSTAT) & GLGEN_RSTAT_DEVSTATE_M) ||
1028             (rd32(hw, GLNVM_ULD) & ICE_RESET_DONE_MASK) ^ ICE_RESET_DONE_MASK) {
1029                 /* poll on global reset currently in progress until done */
1030                 if (ice_check_reset(hw))
1031                         return ICE_ERR_RESET_FAILED;
1032
1033                 return ICE_SUCCESS;
1034         }
1035
1036         /* Reset the PF */
1037         reg = rd32(hw, PFGEN_CTRL);
1038
1039         wr32(hw, PFGEN_CTRL, (reg | PFGEN_CTRL_PFSWR_M));
1040
1041         for (cnt = 0; cnt < ICE_PF_RESET_WAIT_COUNT; cnt++) {
1042                 reg = rd32(hw, PFGEN_CTRL);
1043                 if (!(reg & PFGEN_CTRL_PFSWR_M))
1044                         break;
1045
1046                 ice_msec_delay(1, true);
1047         }
1048
1049         if (cnt == ICE_PF_RESET_WAIT_COUNT) {
1050                 ice_debug(hw, ICE_DBG_INIT,
1051                           "PF reset polling failed to complete.\n");
1052                 return ICE_ERR_RESET_FAILED;
1053         }
1054
1055         return ICE_SUCCESS;
1056 }
1057
1058 /**
1059  * ice_reset - Perform different types of reset
1060  * @hw: pointer to the hardware structure
1061  * @req: reset request
1062  *
1063  * This function triggers a reset as specified by the req parameter.
1064  *
1065  * Note:
1066  * If anything other than a PF reset is triggered, PXE mode is restored.
1067  * This has to be cleared using ice_clear_pxe_mode again, once the AQ
1068  * interface has been restored in the rebuild flow.
1069  */
1070 enum ice_status ice_reset(struct ice_hw *hw, enum ice_reset_req req)
1071 {
1072         u32 val = 0;
1073
1074         switch (req) {
1075         case ICE_RESET_PFR:
1076                 return ice_pf_reset(hw);
1077         case ICE_RESET_CORER:
1078                 ice_debug(hw, ICE_DBG_INIT, "CoreR requested\n");
1079                 val = GLGEN_RTRIG_CORER_M;
1080                 break;
1081         case ICE_RESET_GLOBR:
1082                 ice_debug(hw, ICE_DBG_INIT, "GlobalR requested\n");
1083                 val = GLGEN_RTRIG_GLOBR_M;
1084                 break;
1085         default:
1086                 return ICE_ERR_PARAM;
1087         }
1088
1089         val |= rd32(hw, GLGEN_RTRIG);
1090         wr32(hw, GLGEN_RTRIG, val);
1091         ice_flush(hw);
1092
1093
1094         /* wait for the FW to be ready */
1095         return ice_check_reset(hw);
1096 }
1097
1098
1099
1100 /**
1101  * ice_copy_rxq_ctx_to_hw
1102  * @hw: pointer to the hardware structure
1103  * @ice_rxq_ctx: pointer to the rxq context
1104  * @rxq_index: the index of the Rx queue
1105  *
1106  * Copies rxq context from dense structure to HW register space
1107  */
1108 static enum ice_status
1109 ice_copy_rxq_ctx_to_hw(struct ice_hw *hw, u8 *ice_rxq_ctx, u32 rxq_index)
1110 {
1111         u8 i;
1112
1113         if (!ice_rxq_ctx)
1114                 return ICE_ERR_BAD_PTR;
1115
1116         if (rxq_index > QRX_CTRL_MAX_INDEX)
1117                 return ICE_ERR_PARAM;
1118
1119         /* Copy each dword separately to HW */
1120         for (i = 0; i < ICE_RXQ_CTX_SIZE_DWORDS; i++) {
1121                 wr32(hw, QRX_CONTEXT(i, rxq_index),
1122                      *((u32 *)(ice_rxq_ctx + (i * sizeof(u32)))));
1123
1124                 ice_debug(hw, ICE_DBG_QCTX, "qrxdata[%d]: %08X\n", i,
1125                           *((u32 *)(ice_rxq_ctx + (i * sizeof(u32)))));
1126         }
1127
1128         return ICE_SUCCESS;
1129 }
1130
1131 /* LAN Rx Queue Context */
1132 static const struct ice_ctx_ele ice_rlan_ctx_info[] = {
1133         /* Field                Width   LSB */
1134         ICE_CTX_STORE(ice_rlan_ctx, head,               13,     0),
1135         ICE_CTX_STORE(ice_rlan_ctx, cpuid,              8,      13),
1136         ICE_CTX_STORE(ice_rlan_ctx, base,               57,     32),
1137         ICE_CTX_STORE(ice_rlan_ctx, qlen,               13,     89),
1138         ICE_CTX_STORE(ice_rlan_ctx, dbuf,               7,      102),
1139         ICE_CTX_STORE(ice_rlan_ctx, hbuf,               5,      109),
1140         ICE_CTX_STORE(ice_rlan_ctx, dtype,              2,      114),
1141         ICE_CTX_STORE(ice_rlan_ctx, dsize,              1,      116),
1142         ICE_CTX_STORE(ice_rlan_ctx, crcstrip,           1,      117),
1143         ICE_CTX_STORE(ice_rlan_ctx, l2tsel,             1,      119),
1144         ICE_CTX_STORE(ice_rlan_ctx, hsplit_0,           4,      120),
1145         ICE_CTX_STORE(ice_rlan_ctx, hsplit_1,           2,      124),
1146         ICE_CTX_STORE(ice_rlan_ctx, showiv,             1,      127),
1147         ICE_CTX_STORE(ice_rlan_ctx, rxmax,              14,     174),
1148         ICE_CTX_STORE(ice_rlan_ctx, tphrdesc_ena,       1,      193),
1149         ICE_CTX_STORE(ice_rlan_ctx, tphwdesc_ena,       1,      194),
1150         ICE_CTX_STORE(ice_rlan_ctx, tphdata_ena,        1,      195),
1151         ICE_CTX_STORE(ice_rlan_ctx, tphhead_ena,        1,      196),
1152         ICE_CTX_STORE(ice_rlan_ctx, lrxqthresh,         3,      198),
1153         { 0 }
1154 };
1155
1156 /**
1157  * ice_write_rxq_ctx
1158  * @hw: pointer to the hardware structure
1159  * @rlan_ctx: pointer to the rxq context
1160  * @rxq_index: the index of the Rx queue
1161  *
1162  * Converts rxq context from sparse to dense structure and then writes
1163  * it to HW register space
1164  */
1165 enum ice_status
1166 ice_write_rxq_ctx(struct ice_hw *hw, struct ice_rlan_ctx *rlan_ctx,
1167                   u32 rxq_index)
1168 {
1169         u8 ctx_buf[ICE_RXQ_CTX_SZ] = { 0 };
1170
1171         ice_set_ctx((u8 *)rlan_ctx, ctx_buf, ice_rlan_ctx_info);
1172         return ice_copy_rxq_ctx_to_hw(hw, ctx_buf, rxq_index);
1173 }
1174
1175 #if !defined(NO_UNUSED_CTX_CODE) || defined(AE_DRIVER)
1176 /**
1177  * ice_clear_rxq_ctx
1178  * @hw: pointer to the hardware structure
1179  * @rxq_index: the index of the Rx queue to clear
1180  *
1181  * Clears rxq context in HW register space
1182  */
1183 enum ice_status ice_clear_rxq_ctx(struct ice_hw *hw, u32 rxq_index)
1184 {
1185         u8 i;
1186
1187         if (rxq_index > QRX_CTRL_MAX_INDEX)
1188                 return ICE_ERR_PARAM;
1189
1190         /* Clear each dword register separately */
1191         for (i = 0; i < ICE_RXQ_CTX_SIZE_DWORDS; i++)
1192                 wr32(hw, QRX_CONTEXT(i, rxq_index), 0);
1193
1194         return ICE_SUCCESS;
1195 }
1196 #endif /* !NO_UNUSED_CTX_CODE || AE_DRIVER */
1197
1198 /* LAN Tx Queue Context */
1199 const struct ice_ctx_ele ice_tlan_ctx_info[] = {
1200                                     /* Field                    Width   LSB */
1201         ICE_CTX_STORE(ice_tlan_ctx, base,                       57,     0),
1202         ICE_CTX_STORE(ice_tlan_ctx, port_num,                   3,      57),
1203         ICE_CTX_STORE(ice_tlan_ctx, cgd_num,                    5,      60),
1204         ICE_CTX_STORE(ice_tlan_ctx, pf_num,                     3,      65),
1205         ICE_CTX_STORE(ice_tlan_ctx, vmvf_num,                   10,     68),
1206         ICE_CTX_STORE(ice_tlan_ctx, vmvf_type,                  2,      78),
1207         ICE_CTX_STORE(ice_tlan_ctx, src_vsi,                    10,     80),
1208         ICE_CTX_STORE(ice_tlan_ctx, tsyn_ena,                   1,      90),
1209         ICE_CTX_STORE(ice_tlan_ctx, alt_vlan,                   1,      92),
1210         ICE_CTX_STORE(ice_tlan_ctx, cpuid,                      8,      93),
1211         ICE_CTX_STORE(ice_tlan_ctx, wb_mode,                    1,      101),
1212         ICE_CTX_STORE(ice_tlan_ctx, tphrd_desc,                 1,      102),
1213         ICE_CTX_STORE(ice_tlan_ctx, tphrd,                      1,      103),
1214         ICE_CTX_STORE(ice_tlan_ctx, tphwr_desc,                 1,      104),
1215         ICE_CTX_STORE(ice_tlan_ctx, cmpq_id,                    9,      105),
1216         ICE_CTX_STORE(ice_tlan_ctx, qnum_in_func,               14,     114),
1217         ICE_CTX_STORE(ice_tlan_ctx, itr_notification_mode,      1,      128),
1218         ICE_CTX_STORE(ice_tlan_ctx, adjust_prof_id,             6,      129),
1219         ICE_CTX_STORE(ice_tlan_ctx, qlen,                       13,     135),
1220         ICE_CTX_STORE(ice_tlan_ctx, quanta_prof_idx,            4,      148),
1221         ICE_CTX_STORE(ice_tlan_ctx, tso_ena,                    1,      152),
1222         ICE_CTX_STORE(ice_tlan_ctx, tso_qnum,                   11,     153),
1223         ICE_CTX_STORE(ice_tlan_ctx, legacy_int,                 1,      164),
1224         ICE_CTX_STORE(ice_tlan_ctx, drop_ena,                   1,      165),
1225         ICE_CTX_STORE(ice_tlan_ctx, cache_prof_idx,             2,      166),
1226         ICE_CTX_STORE(ice_tlan_ctx, pkt_shaper_prof_idx,        3,      168),
1227         ICE_CTX_STORE(ice_tlan_ctx, int_q_state,                110,    171),
1228         { 0 }
1229 };
1230
1231 #if !defined(NO_UNUSED_CTX_CODE) || defined(AE_DRIVER)
1232 /**
1233  * ice_copy_tx_cmpltnq_ctx_to_hw
1234  * @hw: pointer to the hardware structure
1235  * @ice_tx_cmpltnq_ctx: pointer to the Tx completion queue context
1236  * @tx_cmpltnq_index: the index of the completion queue
1237  *
1238  * Copies Tx completion queue context from dense structure to HW register space
1239  */
1240 static enum ice_status
1241 ice_copy_tx_cmpltnq_ctx_to_hw(struct ice_hw *hw, u8 *ice_tx_cmpltnq_ctx,
1242                               u32 tx_cmpltnq_index)
1243 {
1244         u8 i;
1245
1246         if (!ice_tx_cmpltnq_ctx)
1247                 return ICE_ERR_BAD_PTR;
1248
1249         if (tx_cmpltnq_index > GLTCLAN_CQ_CNTX0_MAX_INDEX)
1250                 return ICE_ERR_PARAM;
1251
1252         /* Copy each dword separately to HW */
1253         for (i = 0; i < ICE_TX_CMPLTNQ_CTX_SIZE_DWORDS; i++) {
1254                 wr32(hw, GLTCLAN_CQ_CNTX(i, tx_cmpltnq_index),
1255                      *((u32 *)(ice_tx_cmpltnq_ctx + (i * sizeof(u32)))));
1256
1257                 ice_debug(hw, ICE_DBG_QCTX, "cmpltnqdata[%d]: %08X\n", i,
1258                           *((u32 *)(ice_tx_cmpltnq_ctx + (i * sizeof(u32)))));
1259         }
1260
1261         return ICE_SUCCESS;
1262 }
1263
1264 /* LAN Tx Completion Queue Context */
1265 static const struct ice_ctx_ele ice_tx_cmpltnq_ctx_info[] = {
1266                                        /* Field                 Width   LSB */
1267         ICE_CTX_STORE(ice_tx_cmpltnq_ctx, base,                 57,     0),
1268         ICE_CTX_STORE(ice_tx_cmpltnq_ctx, q_len,                18,     64),
1269         ICE_CTX_STORE(ice_tx_cmpltnq_ctx, generation,           1,      96),
1270         ICE_CTX_STORE(ice_tx_cmpltnq_ctx, wrt_ptr,              22,     97),
1271         ICE_CTX_STORE(ice_tx_cmpltnq_ctx, pf_num,               3,      128),
1272         ICE_CTX_STORE(ice_tx_cmpltnq_ctx, vmvf_num,             10,     131),
1273         ICE_CTX_STORE(ice_tx_cmpltnq_ctx, vmvf_type,            2,      141),
1274         ICE_CTX_STORE(ice_tx_cmpltnq_ctx, tph_desc_wr,          1,      160),
1275         ICE_CTX_STORE(ice_tx_cmpltnq_ctx, cpuid,                8,      161),
1276         ICE_CTX_STORE(ice_tx_cmpltnq_ctx, cmpltn_cache,         512,    192),
1277         { 0 }
1278 };
1279
1280 /**
1281  * ice_write_tx_cmpltnq_ctx
1282  * @hw: pointer to the hardware structure
1283  * @tx_cmpltnq_ctx: pointer to the completion queue context
1284  * @tx_cmpltnq_index: the index of the completion queue
1285  *
1286  * Converts completion queue context from sparse to dense structure and then
1287  * writes it to HW register space
1288  */
1289 enum ice_status
1290 ice_write_tx_cmpltnq_ctx(struct ice_hw *hw,
1291                          struct ice_tx_cmpltnq_ctx *tx_cmpltnq_ctx,
1292                          u32 tx_cmpltnq_index)
1293 {
1294         u8 ctx_buf[ICE_TX_CMPLTNQ_CTX_SIZE_DWORDS * sizeof(u32)] = { 0 };
1295
1296         ice_set_ctx((u8 *)tx_cmpltnq_ctx, ctx_buf, ice_tx_cmpltnq_ctx_info);
1297         return ice_copy_tx_cmpltnq_ctx_to_hw(hw, ctx_buf, tx_cmpltnq_index);
1298 }
1299
1300 /**
1301  * ice_clear_tx_cmpltnq_ctx
1302  * @hw: pointer to the hardware structure
1303  * @tx_cmpltnq_index: the index of the completion queue to clear
1304  *
1305  * Clears Tx completion queue context in HW register space
1306  */
1307 enum ice_status
1308 ice_clear_tx_cmpltnq_ctx(struct ice_hw *hw, u32 tx_cmpltnq_index)
1309 {
1310         u8 i;
1311
1312         if (tx_cmpltnq_index > GLTCLAN_CQ_CNTX0_MAX_INDEX)
1313                 return ICE_ERR_PARAM;
1314
1315         /* Clear each dword register separately */
1316         for (i = 0; i < ICE_TX_CMPLTNQ_CTX_SIZE_DWORDS; i++)
1317                 wr32(hw, GLTCLAN_CQ_CNTX(i, tx_cmpltnq_index), 0);
1318
1319         return ICE_SUCCESS;
1320 }
1321
1322 /**
1323  * ice_copy_tx_drbell_q_ctx_to_hw
1324  * @hw: pointer to the hardware structure
1325  * @ice_tx_drbell_q_ctx: pointer to the doorbell queue context
1326  * @tx_drbell_q_index: the index of the doorbell queue
1327  *
1328  * Copies doorbell queue context from dense structure to HW register space
1329  */
1330 static enum ice_status
1331 ice_copy_tx_drbell_q_ctx_to_hw(struct ice_hw *hw, u8 *ice_tx_drbell_q_ctx,
1332                                u32 tx_drbell_q_index)
1333 {
1334         u8 i;
1335
1336         if (!ice_tx_drbell_q_ctx)
1337                 return ICE_ERR_BAD_PTR;
1338
1339         if (tx_drbell_q_index > QTX_COMM_DBLQ_DBELL_MAX_INDEX)
1340                 return ICE_ERR_PARAM;
1341
1342         /* Copy each dword separately to HW */
1343         for (i = 0; i < ICE_TX_DRBELL_Q_CTX_SIZE_DWORDS; i++) {
1344                 wr32(hw, QTX_COMM_DBLQ_CNTX(i, tx_drbell_q_index),
1345                      *((u32 *)(ice_tx_drbell_q_ctx + (i * sizeof(u32)))));
1346
1347                 ice_debug(hw, ICE_DBG_QCTX, "tx_drbell_qdata[%d]: %08X\n", i,
1348                           *((u32 *)(ice_tx_drbell_q_ctx + (i * sizeof(u32)))));
1349         }
1350
1351         return ICE_SUCCESS;
1352 }
1353
1354 /* LAN Tx Doorbell Queue Context info */
1355 static const struct ice_ctx_ele ice_tx_drbell_q_ctx_info[] = {
1356                                         /* Field                Width   LSB */
1357         ICE_CTX_STORE(ice_tx_drbell_q_ctx, base,                57,     0),
1358         ICE_CTX_STORE(ice_tx_drbell_q_ctx, ring_len,            13,     64),
1359         ICE_CTX_STORE(ice_tx_drbell_q_ctx, pf_num,              3,      80),
1360         ICE_CTX_STORE(ice_tx_drbell_q_ctx, vf_num,              8,      84),
1361         ICE_CTX_STORE(ice_tx_drbell_q_ctx, vmvf_type,           2,      94),
1362         ICE_CTX_STORE(ice_tx_drbell_q_ctx, cpuid,               8,      96),
1363         ICE_CTX_STORE(ice_tx_drbell_q_ctx, tph_desc_rd,         1,      104),
1364         ICE_CTX_STORE(ice_tx_drbell_q_ctx, tph_desc_wr,         1,      108),
1365         ICE_CTX_STORE(ice_tx_drbell_q_ctx, db_q_en,             1,      112),
1366         ICE_CTX_STORE(ice_tx_drbell_q_ctx, rd_head,             13,     128),
1367         ICE_CTX_STORE(ice_tx_drbell_q_ctx, rd_tail,             13,     144),
1368         { 0 }
1369 };
1370
1371 /**
1372  * ice_write_tx_drbell_q_ctx
1373  * @hw: pointer to the hardware structure
1374  * @tx_drbell_q_ctx: pointer to the doorbell queue context
1375  * @tx_drbell_q_index: the index of the doorbell queue
1376  *
1377  * Converts doorbell queue context from sparse to dense structure and then
1378  * writes it to HW register space
1379  */
1380 enum ice_status
1381 ice_write_tx_drbell_q_ctx(struct ice_hw *hw,
1382                           struct ice_tx_drbell_q_ctx *tx_drbell_q_ctx,
1383                           u32 tx_drbell_q_index)
1384 {
1385         u8 ctx_buf[ICE_TX_DRBELL_Q_CTX_SIZE_DWORDS * sizeof(u32)] = { 0 };
1386
1387         ice_set_ctx((u8 *)tx_drbell_q_ctx, ctx_buf, ice_tx_drbell_q_ctx_info);
1388         return ice_copy_tx_drbell_q_ctx_to_hw(hw, ctx_buf, tx_drbell_q_index);
1389 }
1390
1391 /**
1392  * ice_clear_tx_drbell_q_ctx
1393  * @hw: pointer to the hardware structure
1394  * @tx_drbell_q_index: the index of the doorbell queue to clear
1395  *
1396  * Clears doorbell queue context in HW register space
1397  */
1398 enum ice_status
1399 ice_clear_tx_drbell_q_ctx(struct ice_hw *hw, u32 tx_drbell_q_index)
1400 {
1401         u8 i;
1402
1403         if (tx_drbell_q_index > QTX_COMM_DBLQ_DBELL_MAX_INDEX)
1404                 return ICE_ERR_PARAM;
1405
1406         /* Clear each dword register separately */
1407         for (i = 0; i < ICE_TX_DRBELL_Q_CTX_SIZE_DWORDS; i++)
1408                 wr32(hw, QTX_COMM_DBLQ_CNTX(i, tx_drbell_q_index), 0);
1409
1410         return ICE_SUCCESS;
1411 }
1412 #endif /* !NO_UNUSED_CTX_CODE || AE_DRIVER */
1413
1414 /**
1415  * ice_debug_cq
1416  * @hw: pointer to the hardware structure
1417  * @mask: debug mask
1418  * @desc: pointer to control queue descriptor
1419  * @buf: pointer to command buffer
1420  * @buf_len: max length of buf
1421  *
1422  * Dumps debug log about control command with descriptor contents.
1423  */
1424 void
1425 ice_debug_cq(struct ice_hw *hw, u32 mask, void *desc, void *buf, u16 buf_len)
1426 {
1427         struct ice_aq_desc *cq_desc = (struct ice_aq_desc *)desc;
1428         u16 len;
1429
1430         if (!(mask & hw->debug_mask))
1431                 return;
1432
1433         if (!desc)
1434                 return;
1435
1436         len = LE16_TO_CPU(cq_desc->datalen);
1437
1438         ice_debug(hw, mask,
1439                   "CQ CMD: opcode 0x%04X, flags 0x%04X, datalen 0x%04X, retval 0x%04X\n",
1440                   LE16_TO_CPU(cq_desc->opcode),
1441                   LE16_TO_CPU(cq_desc->flags),
1442                   LE16_TO_CPU(cq_desc->datalen), LE16_TO_CPU(cq_desc->retval));
1443         ice_debug(hw, mask, "\tcookie (h,l) 0x%08X 0x%08X\n",
1444                   LE32_TO_CPU(cq_desc->cookie_high),
1445                   LE32_TO_CPU(cq_desc->cookie_low));
1446         ice_debug(hw, mask, "\tparam (0,1)  0x%08X 0x%08X\n",
1447                   LE32_TO_CPU(cq_desc->params.generic.param0),
1448                   LE32_TO_CPU(cq_desc->params.generic.param1));
1449         ice_debug(hw, mask, "\taddr (h,l)   0x%08X 0x%08X\n",
1450                   LE32_TO_CPU(cq_desc->params.generic.addr_high),
1451                   LE32_TO_CPU(cq_desc->params.generic.addr_low));
1452         if (buf && cq_desc->datalen != 0) {
1453                 ice_debug(hw, mask, "Buffer:\n");
1454                 if (buf_len < len)
1455                         len = buf_len;
1456
1457                 ice_debug_array(hw, mask, 16, 1, (u8 *)buf, len);
1458         }
1459 }
1460
1461
1462 /* FW Admin Queue command wrappers */
1463
1464 /**
1465  * ice_aq_send_cmd - send FW Admin Queue command to FW Admin Queue
1466  * @hw: pointer to the HW struct
1467  * @desc: descriptor describing the command
1468  * @buf: buffer to use for indirect commands (NULL for direct commands)
1469  * @buf_size: size of buffer for indirect commands (0 for direct commands)
1470  * @cd: pointer to command details structure
1471  *
1472  * Helper function to send FW Admin Queue commands to the FW Admin Queue.
1473  */
1474 enum ice_status
1475 ice_aq_send_cmd(struct ice_hw *hw, struct ice_aq_desc *desc, void *buf,
1476                 u16 buf_size, struct ice_sq_cd *cd)
1477 {
1478         return ice_sq_send_cmd(hw, &hw->adminq, desc, buf, buf_size, cd);
1479 }
1480
1481 /**
1482  * ice_aq_get_fw_ver
1483  * @hw: pointer to the HW struct
1484  * @cd: pointer to command details structure or NULL
1485  *
1486  * Get the firmware version (0x0001) from the admin queue commands
1487  */
1488 enum ice_status ice_aq_get_fw_ver(struct ice_hw *hw, struct ice_sq_cd *cd)
1489 {
1490         struct ice_aqc_get_ver *resp;
1491         struct ice_aq_desc desc;
1492         enum ice_status status;
1493
1494         resp = &desc.params.get_ver;
1495
1496         ice_fill_dflt_direct_cmd_desc(&desc, ice_aqc_opc_get_ver);
1497
1498         status = ice_aq_send_cmd(hw, &desc, NULL, 0, cd);
1499
1500         if (!status) {
1501                 hw->fw_branch = resp->fw_branch;
1502                 hw->fw_maj_ver = resp->fw_major;
1503                 hw->fw_min_ver = resp->fw_minor;
1504                 hw->fw_patch = resp->fw_patch;
1505                 hw->fw_build = LE32_TO_CPU(resp->fw_build);
1506                 hw->api_branch = resp->api_branch;
1507                 hw->api_maj_ver = resp->api_major;
1508                 hw->api_min_ver = resp->api_minor;
1509                 hw->api_patch = resp->api_patch;
1510         }
1511
1512         return status;
1513 }
1514
1515
1516 /**
1517  * ice_aq_q_shutdown
1518  * @hw: pointer to the HW struct
1519  * @unloading: is the driver unloading itself
1520  *
1521  * Tell the Firmware that we're shutting down the AdminQ and whether
1522  * or not the driver is unloading as well (0x0003).
1523  */
1524 enum ice_status ice_aq_q_shutdown(struct ice_hw *hw, bool unloading)
1525 {
1526         struct ice_aqc_q_shutdown *cmd;
1527         struct ice_aq_desc desc;
1528
1529         cmd = &desc.params.q_shutdown;
1530
1531         ice_fill_dflt_direct_cmd_desc(&desc, ice_aqc_opc_q_shutdown);
1532
1533         if (unloading)
1534                 cmd->driver_unloading = CPU_TO_LE32(ICE_AQC_DRIVER_UNLOADING);
1535
1536         return ice_aq_send_cmd(hw, &desc, NULL, 0, NULL);
1537 }
1538
1539 /**
1540  * ice_aq_req_res
1541  * @hw: pointer to the HW struct
1542  * @res: resource ID
1543  * @access: access type
1544  * @sdp_number: resource number
1545  * @timeout: the maximum time in ms that the driver may hold the resource
1546  * @cd: pointer to command details structure or NULL
1547  *
1548  * Requests common resource using the admin queue commands (0x0008).
1549  * When attempting to acquire the Global Config Lock, the driver can
1550  * learn of three states:
1551  *  1) ICE_SUCCESS -        acquired lock, and can perform download package
1552  *  2) ICE_ERR_AQ_ERROR -   did not get lock, driver should fail to load
1553  *  3) ICE_ERR_AQ_NO_WORK - did not get lock, but another driver has
1554  *                          successfully downloaded the package; the driver does
1555  *                          not have to download the package and can continue
1556  *                          loading
1557  *
1558  * Note that if the caller is in an acquire lock, perform action, release lock
1559  * phase of operation, it is possible that the FW may detect a timeout and issue
1560  * a CORER. In this case, the driver will receive a CORER interrupt and will
1561  * have to determine its cause. The calling thread that is handling this flow
1562  * will likely get an error propagated back to it indicating the Download
1563  * Package, Update Package or the Release Resource AQ commands timed out.
1564  */
1565 static enum ice_status
1566 ice_aq_req_res(struct ice_hw *hw, enum ice_aq_res_ids res,
1567                enum ice_aq_res_access_type access, u8 sdp_number, u32 *timeout,
1568                struct ice_sq_cd *cd)
1569 {
1570         struct ice_aqc_req_res *cmd_resp;
1571         struct ice_aq_desc desc;
1572         enum ice_status status;
1573
1574         ice_debug(hw, ICE_DBG_TRACE, "ice_aq_req_res");
1575
1576         cmd_resp = &desc.params.res_owner;
1577
1578         ice_fill_dflt_direct_cmd_desc(&desc, ice_aqc_opc_req_res);
1579
1580         cmd_resp->res_id = CPU_TO_LE16(res);
1581         cmd_resp->access_type = CPU_TO_LE16(access);
1582         cmd_resp->res_number = CPU_TO_LE32(sdp_number);
1583         cmd_resp->timeout = CPU_TO_LE32(*timeout);
1584         *timeout = 0;
1585
1586         status = ice_aq_send_cmd(hw, &desc, NULL, 0, cd);
1587
1588         /* The completion specifies the maximum time in ms that the driver
1589          * may hold the resource in the Timeout field.
1590          */
1591
1592         /* Global config lock response utilizes an additional status field.
1593          *
1594          * If the Global config lock resource is held by some other driver, the
1595          * command completes with ICE_AQ_RES_GLBL_IN_PROG in the status field
1596          * and the timeout field indicates the maximum time the current owner
1597          * of the resource has to free it.
1598          */
1599         if (res == ICE_GLOBAL_CFG_LOCK_RES_ID) {
1600                 if (LE16_TO_CPU(cmd_resp->status) == ICE_AQ_RES_GLBL_SUCCESS) {
1601                         *timeout = LE32_TO_CPU(cmd_resp->timeout);
1602                         return ICE_SUCCESS;
1603                 } else if (LE16_TO_CPU(cmd_resp->status) ==
1604                            ICE_AQ_RES_GLBL_IN_PROG) {
1605                         *timeout = LE32_TO_CPU(cmd_resp->timeout);
1606                         return ICE_ERR_AQ_ERROR;
1607                 } else if (LE16_TO_CPU(cmd_resp->status) ==
1608                            ICE_AQ_RES_GLBL_DONE) {
1609                         return ICE_ERR_AQ_NO_WORK;
1610                 }
1611
1612                 /* invalid FW response, force a timeout immediately */
1613                 *timeout = 0;
1614                 return ICE_ERR_AQ_ERROR;
1615         }
1616
1617         /* If the resource is held by some other driver, the command completes
1618          * with a busy return value and the timeout field indicates the maximum
1619          * time the current owner of the resource has to free it.
1620          */
1621         if (!status || hw->adminq.sq_last_status == ICE_AQ_RC_EBUSY)
1622                 *timeout = LE32_TO_CPU(cmd_resp->timeout);
1623
1624         return status;
1625 }
1626
1627 /**
1628  * ice_aq_release_res
1629  * @hw: pointer to the HW struct
1630  * @res: resource ID
1631  * @sdp_number: resource number
1632  * @cd: pointer to command details structure or NULL
1633  *
1634  * release common resource using the admin queue commands (0x0009)
1635  */
1636 static enum ice_status
1637 ice_aq_release_res(struct ice_hw *hw, enum ice_aq_res_ids res, u8 sdp_number,
1638                    struct ice_sq_cd *cd)
1639 {
1640         struct ice_aqc_req_res *cmd;
1641         struct ice_aq_desc desc;
1642
1643         ice_debug(hw, ICE_DBG_TRACE, "ice_aq_release_res");
1644
1645         cmd = &desc.params.res_owner;
1646
1647         ice_fill_dflt_direct_cmd_desc(&desc, ice_aqc_opc_release_res);
1648
1649         cmd->res_id = CPU_TO_LE16(res);
1650         cmd->res_number = CPU_TO_LE32(sdp_number);
1651
1652         return ice_aq_send_cmd(hw, &desc, NULL, 0, cd);
1653 }
1654
1655 /**
1656  * ice_acquire_res
1657  * @hw: pointer to the HW structure
1658  * @res: resource ID
1659  * @access: access type (read or write)
1660  * @timeout: timeout in milliseconds
1661  *
1662  * This function will attempt to acquire the ownership of a resource.
1663  */
1664 enum ice_status
1665 ice_acquire_res(struct ice_hw *hw, enum ice_aq_res_ids res,
1666                 enum ice_aq_res_access_type access, u32 timeout)
1667 {
1668 #define ICE_RES_POLLING_DELAY_MS        10
1669         u32 delay = ICE_RES_POLLING_DELAY_MS;
1670         u32 time_left = timeout;
1671         enum ice_status status;
1672
1673         ice_debug(hw, ICE_DBG_TRACE, "ice_acquire_res");
1674
1675         status = ice_aq_req_res(hw, res, access, 0, &time_left, NULL);
1676
1677         /* A return code of ICE_ERR_AQ_NO_WORK means that another driver has
1678          * previously acquired the resource and performed any necessary updates;
1679          * in this case the caller does not obtain the resource and has no
1680          * further work to do.
1681          */
1682         if (status == ICE_ERR_AQ_NO_WORK)
1683                 goto ice_acquire_res_exit;
1684
1685         if (status)
1686                 ice_debug(hw, ICE_DBG_RES,
1687                           "resource %d acquire type %d failed.\n", res, access);
1688
1689         /* If necessary, poll until the current lock owner timeouts */
1690         timeout = time_left;
1691         while (status && timeout && time_left) {
1692                 ice_msec_delay(delay, true);
1693                 timeout = (timeout > delay) ? timeout - delay : 0;
1694                 status = ice_aq_req_res(hw, res, access, 0, &time_left, NULL);
1695
1696                 if (status == ICE_ERR_AQ_NO_WORK)
1697                         /* lock free, but no work to do */
1698                         break;
1699
1700                 if (!status)
1701                         /* lock acquired */
1702                         break;
1703         }
1704         if (status && status != ICE_ERR_AQ_NO_WORK)
1705                 ice_debug(hw, ICE_DBG_RES, "resource acquire timed out.\n");
1706
1707 ice_acquire_res_exit:
1708         if (status == ICE_ERR_AQ_NO_WORK) {
1709                 if (access == ICE_RES_WRITE)
1710                         ice_debug(hw, ICE_DBG_RES,
1711                                   "resource indicates no work to do.\n");
1712                 else
1713                         ice_debug(hw, ICE_DBG_RES,
1714                                   "Warning: ICE_ERR_AQ_NO_WORK not expected\n");
1715         }
1716         return status;
1717 }
1718
1719 /**
1720  * ice_release_res
1721  * @hw: pointer to the HW structure
1722  * @res: resource ID
1723  *
1724  * This function will release a resource using the proper Admin Command.
1725  */
1726 void ice_release_res(struct ice_hw *hw, enum ice_aq_res_ids res)
1727 {
1728         enum ice_status status;
1729         u32 total_delay = 0;
1730
1731         ice_debug(hw, ICE_DBG_TRACE, "ice_release_res");
1732
1733         status = ice_aq_release_res(hw, res, 0, NULL);
1734
1735         /* there are some rare cases when trying to release the resource
1736          * results in an admin queue timeout, so handle them correctly
1737          */
1738         while ((status == ICE_ERR_AQ_TIMEOUT) &&
1739                (total_delay < hw->adminq.sq_cmd_timeout)) {
1740                 ice_msec_delay(1, true);
1741                 status = ice_aq_release_res(hw, res, 0, NULL);
1742                 total_delay++;
1743         }
1744 }
1745
1746 /**
1747  * ice_aq_alloc_free_res - command to allocate/free resources
1748  * @hw: pointer to the HW struct
1749  * @num_entries: number of resource entries in buffer
1750  * @buf: Indirect buffer to hold data parameters and response
1751  * @buf_size: size of buffer for indirect commands
1752  * @opc: pass in the command opcode
1753  * @cd: pointer to command details structure or NULL
1754  *
1755  * Helper function to allocate/free resources using the admin queue commands
1756  */
1757 enum ice_status
1758 ice_aq_alloc_free_res(struct ice_hw *hw, u16 num_entries,
1759                       struct ice_aqc_alloc_free_res_elem *buf, u16 buf_size,
1760                       enum ice_adminq_opc opc, struct ice_sq_cd *cd)
1761 {
1762         struct ice_aqc_alloc_free_res_cmd *cmd;
1763         struct ice_aq_desc desc;
1764
1765         ice_debug(hw, ICE_DBG_TRACE, "ice_aq_alloc_free_res");
1766
1767         cmd = &desc.params.sw_res_ctrl;
1768
1769         if (!buf)
1770                 return ICE_ERR_PARAM;
1771
1772         if (buf_size < (num_entries * sizeof(buf->elem[0])))
1773                 return ICE_ERR_PARAM;
1774
1775         ice_fill_dflt_direct_cmd_desc(&desc, opc);
1776
1777         desc.flags |= CPU_TO_LE16(ICE_AQ_FLAG_RD);
1778
1779         cmd->num_entries = CPU_TO_LE16(num_entries);
1780
1781         return ice_aq_send_cmd(hw, &desc, buf, buf_size, cd);
1782 }
1783
1784 /**
1785  * ice_alloc_hw_res - allocate resource
1786  * @hw: pointer to the HW struct
1787  * @type: type of resource
1788  * @num: number of resources to allocate
1789  * @sh: shared if true, dedicated if false
1790  * @res: pointer to array that will receive the resources
1791  */
1792 enum ice_status
1793 ice_alloc_hw_res(struct ice_hw *hw, u16 type, u16 num, bool sh, u16 *res)
1794 {
1795         struct ice_aqc_alloc_free_res_elem *buf;
1796         enum ice_status status;
1797         u16 buf_len;
1798
1799         buf_len = sizeof(*buf) + sizeof(buf->elem) * (num - 1);
1800         buf = (struct ice_aqc_alloc_free_res_elem *)
1801                 ice_malloc(hw, buf_len);
1802         if (!buf)
1803                 return ICE_ERR_NO_MEMORY;
1804
1805         /* Prepare buffer to allocate resource. */
1806         buf->num_elems = CPU_TO_LE16(num);
1807         buf->res_type = CPU_TO_LE16(type | (sh ? ICE_AQC_RES_TYPE_FLAG_SHARED :
1808                 ICE_AQC_RES_TYPE_FLAG_DEDICATED));
1809         status = ice_aq_alloc_free_res(hw, 1, buf, buf_len,
1810                                        ice_aqc_opc_alloc_res, NULL);
1811         if (status)
1812                 goto ice_alloc_res_exit;
1813
1814         ice_memcpy(res, buf->elem, sizeof(buf->elem) * num,
1815                    ICE_NONDMA_TO_NONDMA);
1816
1817 ice_alloc_res_exit:
1818         ice_free(hw, buf);
1819         return status;
1820 }
1821
1822 /**
1823  * ice_free_hw_res - free allocated HW resource
1824  * @hw: pointer to the HW struct
1825  * @type: type of resource to free
1826  * @num: number of resources
1827  * @res: pointer to array that contains the resources to free
1828  */
1829 enum ice_status
1830 ice_free_hw_res(struct ice_hw *hw, u16 type, u16 num, u16 *res)
1831 {
1832         struct ice_aqc_alloc_free_res_elem *buf;
1833         enum ice_status status;
1834         u16 buf_len;
1835
1836         buf_len = sizeof(*buf) + sizeof(buf->elem) * (num - 1);
1837         buf = (struct ice_aqc_alloc_free_res_elem *)ice_malloc(hw, buf_len);
1838         if (!buf)
1839                 return ICE_ERR_NO_MEMORY;
1840
1841         /* Prepare buffer to free resource. */
1842         buf->num_elems = CPU_TO_LE16(num);
1843         buf->res_type = CPU_TO_LE16(type);
1844         ice_memcpy(buf->elem, res, sizeof(buf->elem) * num,
1845                    ICE_NONDMA_TO_NONDMA);
1846
1847         status = ice_aq_alloc_free_res(hw, num, buf, buf_len,
1848                                        ice_aqc_opc_free_res, NULL);
1849         if (status)
1850                 ice_debug(hw, ICE_DBG_SW, "CQ CMD Buffer:\n");
1851
1852         ice_free(hw, buf);
1853         return status;
1854 }
1855
1856 /**
1857  * ice_get_num_per_func - determine number of resources per PF
1858  * @hw: pointer to the HW structure
1859  * @max: value to be evenly split between each PF
1860  *
1861  * Determine the number of valid functions by going through the bitmap returned
1862  * from parsing capabilities and use this to calculate the number of resources
1863  * per PF based on the max value passed in.
1864  */
1865 static u32 ice_get_num_per_func(struct ice_hw *hw, u32 max)
1866 {
1867         u8 funcs;
1868
1869 #define ICE_CAPS_VALID_FUNCS_M  0xFF
1870         funcs = ice_hweight8(hw->dev_caps.common_cap.valid_functions &
1871                              ICE_CAPS_VALID_FUNCS_M);
1872
1873         if (!funcs)
1874                 return 0;
1875
1876         return max / funcs;
1877 }
1878
1879 /**
1880  * ice_parse_caps - parse function/device capabilities
1881  * @hw: pointer to the HW struct
1882  * @buf: pointer to a buffer containing function/device capability records
1883  * @cap_count: number of capability records in the list
1884  * @opc: type of capabilities list to parse
1885  *
1886  * Helper function to parse function(0x000a)/device(0x000b) capabilities list.
1887  */
1888 static void
1889 ice_parse_caps(struct ice_hw *hw, void *buf, u32 cap_count,
1890                enum ice_adminq_opc opc)
1891 {
1892         struct ice_aqc_list_caps_elem *cap_resp;
1893         struct ice_hw_func_caps *func_p = NULL;
1894         struct ice_hw_dev_caps *dev_p = NULL;
1895         struct ice_hw_common_caps *caps;
1896         u32 i;
1897
1898         if (!buf)
1899                 return;
1900
1901         cap_resp = (struct ice_aqc_list_caps_elem *)buf;
1902
1903         if (opc == ice_aqc_opc_list_dev_caps) {
1904                 dev_p = &hw->dev_caps;
1905                 caps = &dev_p->common_cap;
1906         } else if (opc == ice_aqc_opc_list_func_caps) {
1907                 func_p = &hw->func_caps;
1908                 caps = &func_p->common_cap;
1909         } else {
1910                 ice_debug(hw, ICE_DBG_INIT, "wrong opcode\n");
1911                 return;
1912         }
1913
1914         for (i = 0; caps && i < cap_count; i++, cap_resp++) {
1915                 u32 logical_id = LE32_TO_CPU(cap_resp->logical_id);
1916                 u32 phys_id = LE32_TO_CPU(cap_resp->phys_id);
1917                 u32 number = LE32_TO_CPU(cap_resp->number);
1918                 u16 cap = LE16_TO_CPU(cap_resp->cap);
1919
1920                 switch (cap) {
1921                 case ICE_AQC_CAPS_VALID_FUNCTIONS:
1922                         caps->valid_functions = number;
1923                         ice_debug(hw, ICE_DBG_INIT,
1924                                   "HW caps: Valid Functions = %d\n",
1925                                   caps->valid_functions);
1926                         break;
1927                 case ICE_AQC_CAPS_VSI:
1928                         if (dev_p) {
1929                                 dev_p->num_vsi_allocd_to_host = number;
1930                                 ice_debug(hw, ICE_DBG_INIT,
1931                                           "HW caps: Dev.VSI cnt = %d\n",
1932                                           dev_p->num_vsi_allocd_to_host);
1933                         } else if (func_p) {
1934                                 func_p->guar_num_vsi =
1935                                         ice_get_num_per_func(hw, ICE_MAX_VSI);
1936                                 ice_debug(hw, ICE_DBG_INIT,
1937                                           "HW caps: Func.VSI cnt = %d\n",
1938                                           number);
1939                         }
1940                         break;
1941                 case ICE_AQC_CAPS_RSS:
1942                         caps->rss_table_size = number;
1943                         caps->rss_table_entry_width = logical_id;
1944                         ice_debug(hw, ICE_DBG_INIT,
1945                                   "HW caps: RSS table size = %d\n",
1946                                   caps->rss_table_size);
1947                         ice_debug(hw, ICE_DBG_INIT,
1948                                   "HW caps: RSS table width = %d\n",
1949                                   caps->rss_table_entry_width);
1950                         break;
1951                 case ICE_AQC_CAPS_RXQS:
1952                         caps->num_rxq = number;
1953                         caps->rxq_first_id = phys_id;
1954                         ice_debug(hw, ICE_DBG_INIT,
1955                                   "HW caps: Num Rx Qs = %d\n", caps->num_rxq);
1956                         ice_debug(hw, ICE_DBG_INIT,
1957                                   "HW caps: Rx first queue ID = %d\n",
1958                                   caps->rxq_first_id);
1959                         break;
1960                 case ICE_AQC_CAPS_TXQS:
1961                         caps->num_txq = number;
1962                         caps->txq_first_id = phys_id;
1963                         ice_debug(hw, ICE_DBG_INIT,
1964                                   "HW caps: Num Tx Qs = %d\n", caps->num_txq);
1965                         ice_debug(hw, ICE_DBG_INIT,
1966                                   "HW caps: Tx first queue ID = %d\n",
1967                                   caps->txq_first_id);
1968                         break;
1969                 case ICE_AQC_CAPS_MSIX:
1970                         caps->num_msix_vectors = number;
1971                         caps->msix_vector_first_id = phys_id;
1972                         ice_debug(hw, ICE_DBG_INIT,
1973                                   "HW caps: MSIX vector count = %d\n",
1974                                   caps->num_msix_vectors);
1975                         ice_debug(hw, ICE_DBG_INIT,
1976                                   "HW caps: MSIX first vector index = %d\n",
1977                                   caps->msix_vector_first_id);
1978                         break;
1979                 case ICE_AQC_CAPS_MAX_MTU:
1980                         caps->max_mtu = number;
1981                         if (dev_p)
1982                                 ice_debug(hw, ICE_DBG_INIT,
1983                                           "HW caps: Dev.MaxMTU = %d\n",
1984                                           caps->max_mtu);
1985                         else if (func_p)
1986                                 ice_debug(hw, ICE_DBG_INIT,
1987                                           "HW caps: func.MaxMTU = %d\n",
1988                                           caps->max_mtu);
1989                         break;
1990                 default:
1991                         ice_debug(hw, ICE_DBG_INIT,
1992                                   "HW caps: Unknown capability[%d]: 0x%x\n", i,
1993                                   cap);
1994                         break;
1995                 }
1996         }
1997 }
1998
1999 /**
2000  * ice_aq_discover_caps - query function/device capabilities
2001  * @hw: pointer to the HW struct
2002  * @buf: a virtual buffer to hold the capabilities
2003  * @buf_size: Size of the virtual buffer
2004  * @cap_count: cap count needed if AQ err==ENOMEM
2005  * @opc: capabilities type to discover - pass in the command opcode
2006  * @cd: pointer to command details structure or NULL
2007  *
2008  * Get the function(0x000a)/device(0x000b) capabilities description from
2009  * the firmware.
2010  */
2011 static enum ice_status
2012 ice_aq_discover_caps(struct ice_hw *hw, void *buf, u16 buf_size, u32 *cap_count,
2013                      enum ice_adminq_opc opc, struct ice_sq_cd *cd)
2014 {
2015         struct ice_aqc_list_caps *cmd;
2016         struct ice_aq_desc desc;
2017         enum ice_status status;
2018
2019         cmd = &desc.params.get_cap;
2020
2021         if (opc != ice_aqc_opc_list_func_caps &&
2022             opc != ice_aqc_opc_list_dev_caps)
2023                 return ICE_ERR_PARAM;
2024
2025         ice_fill_dflt_direct_cmd_desc(&desc, opc);
2026
2027         status = ice_aq_send_cmd(hw, &desc, buf, buf_size, cd);
2028         if (!status)
2029                 ice_parse_caps(hw, buf, LE32_TO_CPU(cmd->count), opc);
2030         else if (hw->adminq.sq_last_status == ICE_AQ_RC_ENOMEM)
2031                 *cap_count = LE32_TO_CPU(cmd->count);
2032         return status;
2033 }
2034
2035 /**
2036  * ice_discover_caps - get info about the HW
2037  * @hw: pointer to the hardware structure
2038  * @opc: capabilities type to discover - pass in the command opcode
2039  */
2040 static enum ice_status
2041 ice_discover_caps(struct ice_hw *hw, enum ice_adminq_opc opc)
2042 {
2043         enum ice_status status;
2044         u32 cap_count;
2045         u16 cbuf_len;
2046         u8 retries;
2047
2048         /* The driver doesn't know how many capabilities the device will return
2049          * so the buffer size required isn't known ahead of time. The driver
2050          * starts with cbuf_len and if this turns out to be insufficient, the
2051          * device returns ICE_AQ_RC_ENOMEM and also the cap_count it needs.
2052          * The driver then allocates the buffer based on the count and retries
2053          * the operation. So it follows that the retry count is 2.
2054          */
2055 #define ICE_GET_CAP_BUF_COUNT   40
2056 #define ICE_GET_CAP_RETRY_COUNT 2
2057
2058         cap_count = ICE_GET_CAP_BUF_COUNT;
2059         retries = ICE_GET_CAP_RETRY_COUNT;
2060
2061         do {
2062                 void *cbuf;
2063
2064                 cbuf_len = (u16)(cap_count *
2065                                  sizeof(struct ice_aqc_list_caps_elem));
2066                 cbuf = ice_malloc(hw, cbuf_len);
2067                 if (!cbuf)
2068                         return ICE_ERR_NO_MEMORY;
2069
2070                 status = ice_aq_discover_caps(hw, cbuf, cbuf_len, &cap_count,
2071                                               opc, NULL);
2072                 ice_free(hw, cbuf);
2073
2074                 if (!status || hw->adminq.sq_last_status != ICE_AQ_RC_ENOMEM)
2075                         break;
2076
2077                 /* If ENOMEM is returned, try again with bigger buffer */
2078         } while (--retries);
2079
2080         return status;
2081 }
2082
2083 /**
2084  * ice_get_caps - get info about the HW
2085  * @hw: pointer to the hardware structure
2086  */
2087 enum ice_status ice_get_caps(struct ice_hw *hw)
2088 {
2089         enum ice_status status;
2090
2091         status = ice_discover_caps(hw, ice_aqc_opc_list_dev_caps);
2092         if (!status)
2093                 status = ice_discover_caps(hw, ice_aqc_opc_list_func_caps);
2094
2095         return status;
2096 }
2097
2098 /**
2099  * ice_aq_manage_mac_write - manage MAC address write command
2100  * @hw: pointer to the HW struct
2101  * @mac_addr: MAC address to be written as LAA/LAA+WoL/Port address
2102  * @flags: flags to control write behavior
2103  * @cd: pointer to command details structure or NULL
2104  *
2105  * This function is used to write MAC address to the NVM (0x0108).
2106  */
2107 enum ice_status
2108 ice_aq_manage_mac_write(struct ice_hw *hw, const u8 *mac_addr, u8 flags,
2109                         struct ice_sq_cd *cd)
2110 {
2111         struct ice_aqc_manage_mac_write *cmd;
2112         struct ice_aq_desc desc;
2113
2114         cmd = &desc.params.mac_write;
2115         ice_fill_dflt_direct_cmd_desc(&desc, ice_aqc_opc_manage_mac_write);
2116
2117         cmd->flags = flags;
2118
2119
2120         /* Prep values for flags, sah, sal */
2121         cmd->sah = HTONS(*((const u16 *)mac_addr));
2122         cmd->sal = HTONL(*((const u32 *)(mac_addr + 2)));
2123
2124         return ice_aq_send_cmd(hw, &desc, NULL, 0, cd);
2125 }
2126
2127 /**
2128  * ice_aq_clear_pxe_mode
2129  * @hw: pointer to the HW struct
2130  *
2131  * Tell the firmware that the driver is taking over from PXE (0x0110).
2132  */
2133 static enum ice_status ice_aq_clear_pxe_mode(struct ice_hw *hw)
2134 {
2135         struct ice_aq_desc desc;
2136
2137         ice_fill_dflt_direct_cmd_desc(&desc, ice_aqc_opc_clear_pxe_mode);
2138         desc.params.clear_pxe.rx_cnt = ICE_AQC_CLEAR_PXE_RX_CNT;
2139
2140         return ice_aq_send_cmd(hw, &desc, NULL, 0, NULL);
2141 }
2142
2143 /**
2144  * ice_clear_pxe_mode - clear pxe operations mode
2145  * @hw: pointer to the HW struct
2146  *
2147  * Make sure all PXE mode settings are cleared, including things
2148  * like descriptor fetch/write-back mode.
2149  */
2150 void ice_clear_pxe_mode(struct ice_hw *hw)
2151 {
2152         if (ice_check_sq_alive(hw, &hw->adminq))
2153                 ice_aq_clear_pxe_mode(hw);
2154 }
2155
2156
2157 /**
2158  * ice_get_link_speed_based_on_phy_type - returns link speed
2159  * @phy_type_low: lower part of phy_type
2160  * @phy_type_high: higher part of phy_type
2161  *
2162  * This helper function will convert an entry in PHY type structure
2163  * [phy_type_low, phy_type_high] to its corresponding link speed.
2164  * Note: In the structure of [phy_type_low, phy_type_high], there should
2165  * be one bit set, as this function will convert one PHY type to its
2166  * speed.
2167  * If no bit gets set, ICE_LINK_SPEED_UNKNOWN will be returned
2168  * If more than one bit gets set, ICE_LINK_SPEED_UNKNOWN will be returned
2169  */
2170 static u16
2171 ice_get_link_speed_based_on_phy_type(u64 phy_type_low, u64 phy_type_high)
2172 {
2173         u16 speed_phy_type_high = ICE_AQ_LINK_SPEED_UNKNOWN;
2174         u16 speed_phy_type_low = ICE_AQ_LINK_SPEED_UNKNOWN;
2175
2176         switch (phy_type_low) {
2177         case ICE_PHY_TYPE_LOW_100BASE_TX:
2178         case ICE_PHY_TYPE_LOW_100M_SGMII:
2179                 speed_phy_type_low = ICE_AQ_LINK_SPEED_100MB;
2180                 break;
2181         case ICE_PHY_TYPE_LOW_1000BASE_T:
2182         case ICE_PHY_TYPE_LOW_1000BASE_SX:
2183         case ICE_PHY_TYPE_LOW_1000BASE_LX:
2184         case ICE_PHY_TYPE_LOW_1000BASE_KX:
2185         case ICE_PHY_TYPE_LOW_1G_SGMII:
2186                 speed_phy_type_low = ICE_AQ_LINK_SPEED_1000MB;
2187                 break;
2188         case ICE_PHY_TYPE_LOW_2500BASE_T:
2189         case ICE_PHY_TYPE_LOW_2500BASE_X:
2190         case ICE_PHY_TYPE_LOW_2500BASE_KX:
2191                 speed_phy_type_low = ICE_AQ_LINK_SPEED_2500MB;
2192                 break;
2193         case ICE_PHY_TYPE_LOW_5GBASE_T:
2194         case ICE_PHY_TYPE_LOW_5GBASE_KR:
2195                 speed_phy_type_low = ICE_AQ_LINK_SPEED_5GB;
2196                 break;
2197         case ICE_PHY_TYPE_LOW_10GBASE_T:
2198         case ICE_PHY_TYPE_LOW_10G_SFI_DA:
2199         case ICE_PHY_TYPE_LOW_10GBASE_SR:
2200         case ICE_PHY_TYPE_LOW_10GBASE_LR:
2201         case ICE_PHY_TYPE_LOW_10GBASE_KR_CR1:
2202         case ICE_PHY_TYPE_LOW_10G_SFI_AOC_ACC:
2203         case ICE_PHY_TYPE_LOW_10G_SFI_C2C:
2204                 speed_phy_type_low = ICE_AQ_LINK_SPEED_10GB;
2205                 break;
2206         case ICE_PHY_TYPE_LOW_25GBASE_T:
2207         case ICE_PHY_TYPE_LOW_25GBASE_CR:
2208         case ICE_PHY_TYPE_LOW_25GBASE_CR_S:
2209         case ICE_PHY_TYPE_LOW_25GBASE_CR1:
2210         case ICE_PHY_TYPE_LOW_25GBASE_SR:
2211         case ICE_PHY_TYPE_LOW_25GBASE_LR:
2212         case ICE_PHY_TYPE_LOW_25GBASE_KR:
2213         case ICE_PHY_TYPE_LOW_25GBASE_KR_S:
2214         case ICE_PHY_TYPE_LOW_25GBASE_KR1:
2215         case ICE_PHY_TYPE_LOW_25G_AUI_AOC_ACC:
2216         case ICE_PHY_TYPE_LOW_25G_AUI_C2C:
2217                 speed_phy_type_low = ICE_AQ_LINK_SPEED_25GB;
2218                 break;
2219         case ICE_PHY_TYPE_LOW_40GBASE_CR4:
2220         case ICE_PHY_TYPE_LOW_40GBASE_SR4:
2221         case ICE_PHY_TYPE_LOW_40GBASE_LR4:
2222         case ICE_PHY_TYPE_LOW_40GBASE_KR4:
2223         case ICE_PHY_TYPE_LOW_40G_XLAUI_AOC_ACC:
2224         case ICE_PHY_TYPE_LOW_40G_XLAUI:
2225                 speed_phy_type_low = ICE_AQ_LINK_SPEED_40GB;
2226                 break;
2227         case ICE_PHY_TYPE_LOW_50GBASE_CR2:
2228         case ICE_PHY_TYPE_LOW_50GBASE_SR2:
2229         case ICE_PHY_TYPE_LOW_50GBASE_LR2:
2230         case ICE_PHY_TYPE_LOW_50GBASE_KR2:
2231         case ICE_PHY_TYPE_LOW_50G_LAUI2_AOC_ACC:
2232         case ICE_PHY_TYPE_LOW_50G_LAUI2:
2233         case ICE_PHY_TYPE_LOW_50G_AUI2_AOC_ACC:
2234         case ICE_PHY_TYPE_LOW_50G_AUI2:
2235         case ICE_PHY_TYPE_LOW_50GBASE_CP:
2236         case ICE_PHY_TYPE_LOW_50GBASE_SR:
2237         case ICE_PHY_TYPE_LOW_50GBASE_FR:
2238         case ICE_PHY_TYPE_LOW_50GBASE_LR:
2239         case ICE_PHY_TYPE_LOW_50GBASE_KR_PAM4:
2240         case ICE_PHY_TYPE_LOW_50G_AUI1_AOC_ACC:
2241         case ICE_PHY_TYPE_LOW_50G_AUI1:
2242                 speed_phy_type_low = ICE_AQ_LINK_SPEED_50GB;
2243                 break;
2244         case ICE_PHY_TYPE_LOW_100GBASE_CR4:
2245         case ICE_PHY_TYPE_LOW_100GBASE_SR4:
2246         case ICE_PHY_TYPE_LOW_100GBASE_LR4:
2247         case ICE_PHY_TYPE_LOW_100GBASE_KR4:
2248         case ICE_PHY_TYPE_LOW_100G_CAUI4_AOC_ACC:
2249         case ICE_PHY_TYPE_LOW_100G_CAUI4:
2250         case ICE_PHY_TYPE_LOW_100G_AUI4_AOC_ACC:
2251         case ICE_PHY_TYPE_LOW_100G_AUI4:
2252         case ICE_PHY_TYPE_LOW_100GBASE_CR_PAM4:
2253         case ICE_PHY_TYPE_LOW_100GBASE_KR_PAM4:
2254         case ICE_PHY_TYPE_LOW_100GBASE_CP2:
2255         case ICE_PHY_TYPE_LOW_100GBASE_SR2:
2256         case ICE_PHY_TYPE_LOW_100GBASE_DR:
2257                 speed_phy_type_low = ICE_AQ_LINK_SPEED_100GB;
2258                 break;
2259         default:
2260                 speed_phy_type_low = ICE_AQ_LINK_SPEED_UNKNOWN;
2261                 break;
2262         }
2263
2264         switch (phy_type_high) {
2265         case ICE_PHY_TYPE_HIGH_100GBASE_KR2_PAM4:
2266         case ICE_PHY_TYPE_HIGH_100G_CAUI2_AOC_ACC:
2267         case ICE_PHY_TYPE_HIGH_100G_CAUI2:
2268         case ICE_PHY_TYPE_HIGH_100G_AUI2_AOC_ACC:
2269         case ICE_PHY_TYPE_HIGH_100G_AUI2:
2270                 speed_phy_type_high = ICE_AQ_LINK_SPEED_100GB;
2271                 break;
2272         default:
2273                 speed_phy_type_high = ICE_AQ_LINK_SPEED_UNKNOWN;
2274                 break;
2275         }
2276
2277         if (speed_phy_type_low == ICE_AQ_LINK_SPEED_UNKNOWN &&
2278             speed_phy_type_high == ICE_AQ_LINK_SPEED_UNKNOWN)
2279                 return ICE_AQ_LINK_SPEED_UNKNOWN;
2280         else if (speed_phy_type_low != ICE_AQ_LINK_SPEED_UNKNOWN &&
2281                  speed_phy_type_high != ICE_AQ_LINK_SPEED_UNKNOWN)
2282                 return ICE_AQ_LINK_SPEED_UNKNOWN;
2283         else if (speed_phy_type_low != ICE_AQ_LINK_SPEED_UNKNOWN &&
2284                  speed_phy_type_high == ICE_AQ_LINK_SPEED_UNKNOWN)
2285                 return speed_phy_type_low;
2286         else
2287                 return speed_phy_type_high;
2288 }
2289
2290 /**
2291  * ice_update_phy_type
2292  * @phy_type_low: pointer to the lower part of phy_type
2293  * @phy_type_high: pointer to the higher part of phy_type
2294  * @link_speeds_bitmap: targeted link speeds bitmap
2295  *
2296  * Note: For the link_speeds_bitmap structure, you can check it at
2297  * [ice_aqc_get_link_status->link_speed]. Caller can pass in
2298  * link_speeds_bitmap include multiple speeds.
2299  *
2300  * Each entry in this [phy_type_low, phy_type_high] structure will
2301  * present a certain link speed. This helper function will turn on bits
2302  * in [phy_type_low, phy_type_high] structure based on the value of
2303  * link_speeds_bitmap input parameter.
2304  */
2305 void
2306 ice_update_phy_type(u64 *phy_type_low, u64 *phy_type_high,
2307                     u16 link_speeds_bitmap)
2308 {
2309         u16 speed = ICE_AQ_LINK_SPEED_UNKNOWN;
2310         u64 pt_high;
2311         u64 pt_low;
2312         int index;
2313
2314         /* We first check with low part of phy_type */
2315         for (index = 0; index <= ICE_PHY_TYPE_LOW_MAX_INDEX; index++) {
2316                 pt_low = BIT_ULL(index);
2317                 speed = ice_get_link_speed_based_on_phy_type(pt_low, 0);
2318
2319                 if (link_speeds_bitmap & speed)
2320                         *phy_type_low |= BIT_ULL(index);
2321         }
2322
2323         /* We then check with high part of phy_type */
2324         for (index = 0; index <= ICE_PHY_TYPE_HIGH_MAX_INDEX; index++) {
2325                 pt_high = BIT_ULL(index);
2326                 speed = ice_get_link_speed_based_on_phy_type(0, pt_high);
2327
2328                 if (link_speeds_bitmap & speed)
2329                         *phy_type_high |= BIT_ULL(index);
2330         }
2331 }
2332
2333 /**
2334  * ice_aq_set_phy_cfg
2335  * @hw: pointer to the HW struct
2336  * @lport: logical port number
2337  * @cfg: structure with PHY configuration data to be set
2338  * @cd: pointer to command details structure or NULL
2339  *
2340  * Set the various PHY configuration parameters supported on the Port.
2341  * One or more of the Set PHY config parameters may be ignored in an MFP
2342  * mode as the PF may not have the privilege to set some of the PHY Config
2343  * parameters. This status will be indicated by the command response (0x0601).
2344  */
2345 enum ice_status
2346 ice_aq_set_phy_cfg(struct ice_hw *hw, u8 lport,
2347                    struct ice_aqc_set_phy_cfg_data *cfg, struct ice_sq_cd *cd)
2348 {
2349         struct ice_aq_desc desc;
2350
2351         if (!cfg)
2352                 return ICE_ERR_PARAM;
2353
2354         ice_fill_dflt_direct_cmd_desc(&desc, ice_aqc_opc_set_phy_cfg);
2355         desc.params.set_phy.lport_num = lport;
2356         desc.flags |= CPU_TO_LE16(ICE_AQ_FLAG_RD);
2357
2358         return ice_aq_send_cmd(hw, &desc, cfg, sizeof(*cfg), cd);
2359 }
2360
2361 /**
2362  * ice_update_link_info - update status of the HW network link
2363  * @pi: port info structure of the interested logical port
2364  */
2365 enum ice_status ice_update_link_info(struct ice_port_info *pi)
2366 {
2367         struct ice_aqc_get_phy_caps_data *pcaps;
2368         struct ice_phy_info *phy_info;
2369         enum ice_status status;
2370         struct ice_hw *hw;
2371
2372         if (!pi)
2373                 return ICE_ERR_PARAM;
2374
2375         hw = pi->hw;
2376
2377         pcaps = (struct ice_aqc_get_phy_caps_data *)
2378                 ice_malloc(hw, sizeof(*pcaps));
2379         if (!pcaps)
2380                 return ICE_ERR_NO_MEMORY;
2381
2382         phy_info = &pi->phy;
2383         status = ice_aq_get_link_info(pi, true, NULL, NULL);
2384         if (status)
2385                 goto out;
2386
2387         if (phy_info->link_info.link_info & ICE_AQ_MEDIA_AVAILABLE) {
2388                 status = ice_aq_get_phy_caps(pi, false, ICE_AQC_REPORT_SW_CFG,
2389                                              pcaps, NULL);
2390                 if (status)
2391                         goto out;
2392
2393                 ice_memcpy(phy_info->link_info.module_type, &pcaps->module_type,
2394                            sizeof(phy_info->link_info.module_type),
2395                            ICE_NONDMA_TO_NONDMA);
2396         }
2397 out:
2398         ice_free(hw, pcaps);
2399         return status;
2400 }
2401
2402 /**
2403  * ice_set_fc
2404  * @pi: port information structure
2405  * @aq_failures: pointer to status code, specific to ice_set_fc routine
2406  * @ena_auto_link_update: enable automatic link update
2407  *
2408  * Set the requested flow control mode.
2409  */
2410 enum ice_status
2411 ice_set_fc(struct ice_port_info *pi, u8 *aq_failures, bool ena_auto_link_update)
2412 {
2413         struct ice_aqc_set_phy_cfg_data cfg = { 0 };
2414         struct ice_aqc_get_phy_caps_data *pcaps;
2415         enum ice_status status;
2416         u8 pause_mask = 0x0;
2417         struct ice_hw *hw;
2418
2419         if (!pi)
2420                 return ICE_ERR_PARAM;
2421         hw = pi->hw;
2422         *aq_failures = ICE_SET_FC_AQ_FAIL_NONE;
2423
2424         switch (pi->fc.req_mode) {
2425         case ICE_FC_FULL:
2426                 pause_mask |= ICE_AQC_PHY_EN_TX_LINK_PAUSE;
2427                 pause_mask |= ICE_AQC_PHY_EN_RX_LINK_PAUSE;
2428                 break;
2429         case ICE_FC_RX_PAUSE:
2430                 pause_mask |= ICE_AQC_PHY_EN_RX_LINK_PAUSE;
2431                 break;
2432         case ICE_FC_TX_PAUSE:
2433                 pause_mask |= ICE_AQC_PHY_EN_TX_LINK_PAUSE;
2434                 break;
2435         default:
2436                 break;
2437         }
2438
2439         pcaps = (struct ice_aqc_get_phy_caps_data *)
2440                 ice_malloc(hw, sizeof(*pcaps));
2441         if (!pcaps)
2442                 return ICE_ERR_NO_MEMORY;
2443
2444         /* Get the current PHY config */
2445         status = ice_aq_get_phy_caps(pi, false, ICE_AQC_REPORT_SW_CFG, pcaps,
2446                                      NULL);
2447         if (status) {
2448                 *aq_failures = ICE_SET_FC_AQ_FAIL_GET;
2449                 goto out;
2450         }
2451
2452         /* clear the old pause settings */
2453         cfg.caps = pcaps->caps & ~(ICE_AQC_PHY_EN_TX_LINK_PAUSE |
2454                                    ICE_AQC_PHY_EN_RX_LINK_PAUSE);
2455         /* set the new capabilities */
2456         cfg.caps |= pause_mask;
2457         /* If the capabilities have changed, then set the new config */
2458         if (cfg.caps != pcaps->caps) {
2459                 int retry_count, retry_max = 10;
2460
2461                 /* Auto restart link so settings take effect */
2462                 if (ena_auto_link_update)
2463                         cfg.caps |= ICE_AQ_PHY_ENA_AUTO_LINK_UPDT;
2464                 /* Copy over all the old settings */
2465                 cfg.phy_type_high = pcaps->phy_type_high;
2466                 cfg.phy_type_low = pcaps->phy_type_low;
2467                 cfg.low_power_ctrl = pcaps->low_power_ctrl;
2468                 cfg.eee_cap = pcaps->eee_cap;
2469                 cfg.eeer_value = pcaps->eeer_value;
2470                 cfg.link_fec_opt = pcaps->link_fec_options;
2471
2472                 status = ice_aq_set_phy_cfg(hw, pi->lport, &cfg, NULL);
2473                 if (status) {
2474                         *aq_failures = ICE_SET_FC_AQ_FAIL_SET;
2475                         goto out;
2476                 }
2477
2478                 /* Update the link info
2479                  * It sometimes takes a really long time for link to
2480                  * come back from the atomic reset. Thus, we wait a
2481                  * little bit.
2482                  */
2483                 for (retry_count = 0; retry_count < retry_max; retry_count++) {
2484                         status = ice_update_link_info(pi);
2485
2486                         if (status == ICE_SUCCESS)
2487                                 break;
2488
2489                         ice_msec_delay(100, true);
2490                 }
2491
2492                 if (status)
2493                         *aq_failures = ICE_SET_FC_AQ_FAIL_UPDATE;
2494         }
2495
2496 out:
2497         ice_free(hw, pcaps);
2498         return status;
2499 }
2500
2501 /**
2502  * ice_copy_phy_caps_to_cfg - Copy PHY ability data to configuration data
2503  * @caps: PHY ability structure to copy date from
2504  * @cfg: PHY configuration structure to copy data to
2505  *
2506  * Helper function to copy AQC PHY get ability data to PHY set configuration
2507  * data structure
2508  */
2509 void
2510 ice_copy_phy_caps_to_cfg(struct ice_aqc_get_phy_caps_data *caps,
2511                          struct ice_aqc_set_phy_cfg_data *cfg)
2512 {
2513         if (!caps || !cfg)
2514                 return;
2515
2516         cfg->phy_type_low = caps->phy_type_low;
2517         cfg->phy_type_high = caps->phy_type_high;
2518         cfg->caps = caps->caps;
2519         cfg->low_power_ctrl = caps->low_power_ctrl;
2520         cfg->eee_cap = caps->eee_cap;
2521         cfg->eeer_value = caps->eeer_value;
2522         cfg->link_fec_opt = caps->link_fec_options;
2523 }
2524
2525 /**
2526  * ice_cfg_phy_fec - Configure PHY FEC data based on FEC mode
2527  * @cfg: PHY configuration data to set FEC mode
2528  * @fec: FEC mode to configure
2529  *
2530  * Caller should copy ice_aqc_get_phy_caps_data.caps ICE_AQC_PHY_EN_AUTO_FEC
2531  * (bit 7) and ice_aqc_get_phy_caps_data.link_fec_options to cfg.caps
2532  * ICE_AQ_PHY_ENA_AUTO_FEC (bit 7) and cfg.link_fec_options before calling.
2533  */
2534 void
2535 ice_cfg_phy_fec(struct ice_aqc_set_phy_cfg_data *cfg, enum ice_fec_mode fec)
2536 {
2537         switch (fec) {
2538         case ICE_FEC_BASER:
2539                 /* Clear auto FEC and RS bits, and AND BASE-R ability
2540                  * bits and OR request bits.
2541                  */
2542                 cfg->caps &= ~ICE_AQC_PHY_EN_AUTO_FEC;
2543                 cfg->link_fec_opt &= ICE_AQC_PHY_FEC_10G_KR_40G_KR4_EN |
2544                                      ICE_AQC_PHY_FEC_25G_KR_CLAUSE74_EN;
2545                 cfg->link_fec_opt |= ICE_AQC_PHY_FEC_10G_KR_40G_KR4_REQ |
2546                                      ICE_AQC_PHY_FEC_25G_KR_REQ;
2547                 break;
2548         case ICE_FEC_RS:
2549                 /* Clear auto FEC and BASE-R bits, and AND RS ability
2550                  * bits and OR request bits.
2551                  */
2552                 cfg->caps &= ~ICE_AQC_PHY_EN_AUTO_FEC;
2553                 cfg->link_fec_opt &= ICE_AQC_PHY_FEC_25G_RS_CLAUSE91_EN;
2554                 cfg->link_fec_opt |= ICE_AQC_PHY_FEC_25G_RS_528_REQ |
2555                                      ICE_AQC_PHY_FEC_25G_RS_544_REQ;
2556                 break;
2557         case ICE_FEC_NONE:
2558                 /* Clear auto FEC and all FEC option bits. */
2559                 cfg->caps &= ~ICE_AQC_PHY_EN_AUTO_FEC;
2560                 cfg->link_fec_opt &= ~ICE_AQC_PHY_FEC_MASK;
2561                 break;
2562         case ICE_FEC_AUTO:
2563                 /* AND auto FEC bit, and all caps bits. */
2564                 cfg->caps &= ICE_AQC_PHY_CAPS_MASK;
2565                 break;
2566         }
2567 }
2568
2569 /**
2570  * ice_get_link_status - get status of the HW network link
2571  * @pi: port information structure
2572  * @link_up: pointer to bool (true/false = linkup/linkdown)
2573  *
2574  * Variable link_up is true if link is up, false if link is down.
2575  * The variable link_up is invalid if status is non zero. As a
2576  * result of this call, link status reporting becomes enabled
2577  */
2578 enum ice_status ice_get_link_status(struct ice_port_info *pi, bool *link_up)
2579 {
2580         struct ice_phy_info *phy_info;
2581         enum ice_status status = ICE_SUCCESS;
2582
2583         if (!pi || !link_up)
2584                 return ICE_ERR_PARAM;
2585
2586         phy_info = &pi->phy;
2587
2588         if (phy_info->get_link_info) {
2589                 status = ice_update_link_info(pi);
2590
2591                 if (status)
2592                         ice_debug(pi->hw, ICE_DBG_LINK,
2593                                   "get link status error, status = %d\n",
2594                                   status);
2595         }
2596
2597         *link_up = phy_info->link_info.link_info & ICE_AQ_LINK_UP;
2598
2599         return status;
2600 }
2601
2602 /**
2603  * ice_aq_set_link_restart_an
2604  * @pi: pointer to the port information structure
2605  * @ena_link: if true: enable link, if false: disable link
2606  * @cd: pointer to command details structure or NULL
2607  *
2608  * Sets up the link and restarts the Auto-Negotiation over the link.
2609  */
2610 enum ice_status
2611 ice_aq_set_link_restart_an(struct ice_port_info *pi, bool ena_link,
2612                            struct ice_sq_cd *cd)
2613 {
2614         struct ice_aqc_restart_an *cmd;
2615         struct ice_aq_desc desc;
2616
2617         cmd = &desc.params.restart_an;
2618
2619         ice_fill_dflt_direct_cmd_desc(&desc, ice_aqc_opc_restart_an);
2620
2621         cmd->cmd_flags = ICE_AQC_RESTART_AN_LINK_RESTART;
2622         cmd->lport_num = pi->lport;
2623         if (ena_link)
2624                 cmd->cmd_flags |= ICE_AQC_RESTART_AN_LINK_ENABLE;
2625         else
2626                 cmd->cmd_flags &= ~ICE_AQC_RESTART_AN_LINK_ENABLE;
2627
2628         return ice_aq_send_cmd(pi->hw, &desc, NULL, 0, cd);
2629 }
2630
2631 /**
2632  * ice_aq_set_event_mask
2633  * @hw: pointer to the HW struct
2634  * @port_num: port number of the physical function
2635  * @mask: event mask to be set
2636  * @cd: pointer to command details structure or NULL
2637  *
2638  * Set event mask (0x0613)
2639  */
2640 enum ice_status
2641 ice_aq_set_event_mask(struct ice_hw *hw, u8 port_num, u16 mask,
2642                       struct ice_sq_cd *cd)
2643 {
2644         struct ice_aqc_set_event_mask *cmd;
2645         struct ice_aq_desc desc;
2646
2647         cmd = &desc.params.set_event_mask;
2648
2649         ice_fill_dflt_direct_cmd_desc(&desc, ice_aqc_opc_set_event_mask);
2650
2651         cmd->lport_num = port_num;
2652
2653         cmd->event_mask = CPU_TO_LE16(mask);
2654         return ice_aq_send_cmd(hw, &desc, NULL, 0, cd);
2655 }
2656
2657 /**
2658  * ice_aq_set_mac_loopback
2659  * @hw: pointer to the HW struct
2660  * @ena_lpbk: Enable or Disable loopback
2661  * @cd: pointer to command details structure or NULL
2662  *
2663  * Enable/disable loopback on a given port
2664  */
2665 enum ice_status
2666 ice_aq_set_mac_loopback(struct ice_hw *hw, bool ena_lpbk, struct ice_sq_cd *cd)
2667 {
2668         struct ice_aqc_set_mac_lb *cmd;
2669         struct ice_aq_desc desc;
2670
2671         cmd = &desc.params.set_mac_lb;
2672
2673         ice_fill_dflt_direct_cmd_desc(&desc, ice_aqc_opc_set_mac_lb);
2674         if (ena_lpbk)
2675                 cmd->lb_mode = ICE_AQ_MAC_LB_EN;
2676
2677         return ice_aq_send_cmd(hw, &desc, NULL, 0, cd);
2678 }
2679
2680
2681 /**
2682  * ice_aq_set_port_id_led
2683  * @pi: pointer to the port information
2684  * @is_orig_mode: is this LED set to original mode (by the net-list)
2685  * @cd: pointer to command details structure or NULL
2686  *
2687  * Set LED value for the given port (0x06e9)
2688  */
2689 enum ice_status
2690 ice_aq_set_port_id_led(struct ice_port_info *pi, bool is_orig_mode,
2691                        struct ice_sq_cd *cd)
2692 {
2693         struct ice_aqc_set_port_id_led *cmd;
2694         struct ice_hw *hw = pi->hw;
2695         struct ice_aq_desc desc;
2696
2697         cmd = &desc.params.set_port_id_led;
2698
2699         ice_fill_dflt_direct_cmd_desc(&desc, ice_aqc_opc_set_port_id_led);
2700
2701
2702         if (is_orig_mode)
2703                 cmd->ident_mode = ICE_AQC_PORT_IDENT_LED_ORIG;
2704         else
2705                 cmd->ident_mode = ICE_AQC_PORT_IDENT_LED_BLINK;
2706
2707         return ice_aq_send_cmd(hw, &desc, NULL, 0, cd);
2708 }
2709
2710 /**
2711  * __ice_aq_get_set_rss_lut
2712  * @hw: pointer to the hardware structure
2713  * @vsi_id: VSI FW index
2714  * @lut_type: LUT table type
2715  * @lut: pointer to the LUT buffer provided by the caller
2716  * @lut_size: size of the LUT buffer
2717  * @glob_lut_idx: global LUT index
2718  * @set: set true to set the table, false to get the table
2719  *
2720  * Internal function to get (0x0B05) or set (0x0B03) RSS look up table
2721  */
2722 static enum ice_status
2723 __ice_aq_get_set_rss_lut(struct ice_hw *hw, u16 vsi_id, u8 lut_type, u8 *lut,
2724                          u16 lut_size, u8 glob_lut_idx, bool set)
2725 {
2726         struct ice_aqc_get_set_rss_lut *cmd_resp;
2727         struct ice_aq_desc desc;
2728         enum ice_status status;
2729         u16 flags = 0;
2730
2731         cmd_resp = &desc.params.get_set_rss_lut;
2732
2733         if (set) {
2734                 ice_fill_dflt_direct_cmd_desc(&desc, ice_aqc_opc_set_rss_lut);
2735                 desc.flags |= CPU_TO_LE16(ICE_AQ_FLAG_RD);
2736         } else {
2737                 ice_fill_dflt_direct_cmd_desc(&desc, ice_aqc_opc_get_rss_lut);
2738         }
2739
2740         cmd_resp->vsi_id = CPU_TO_LE16(((vsi_id <<
2741                                          ICE_AQC_GSET_RSS_LUT_VSI_ID_S) &
2742                                         ICE_AQC_GSET_RSS_LUT_VSI_ID_M) |
2743                                        ICE_AQC_GSET_RSS_LUT_VSI_VALID);
2744
2745         switch (lut_type) {
2746         case ICE_AQC_GSET_RSS_LUT_TABLE_TYPE_VSI:
2747         case ICE_AQC_GSET_RSS_LUT_TABLE_TYPE_PF:
2748         case ICE_AQC_GSET_RSS_LUT_TABLE_TYPE_GLOBAL:
2749                 flags |= ((lut_type << ICE_AQC_GSET_RSS_LUT_TABLE_TYPE_S) &
2750                           ICE_AQC_GSET_RSS_LUT_TABLE_TYPE_M);
2751                 break;
2752         default:
2753                 status = ICE_ERR_PARAM;
2754                 goto ice_aq_get_set_rss_lut_exit;
2755         }
2756
2757         if (lut_type == ICE_AQC_GSET_RSS_LUT_TABLE_TYPE_GLOBAL) {
2758                 flags |= ((glob_lut_idx << ICE_AQC_GSET_RSS_LUT_GLOBAL_IDX_S) &
2759                           ICE_AQC_GSET_RSS_LUT_GLOBAL_IDX_M);
2760
2761                 if (!set)
2762                         goto ice_aq_get_set_rss_lut_send;
2763         } else if (lut_type == ICE_AQC_GSET_RSS_LUT_TABLE_TYPE_PF) {
2764                 if (!set)
2765                         goto ice_aq_get_set_rss_lut_send;
2766         } else {
2767                 goto ice_aq_get_set_rss_lut_send;
2768         }
2769
2770         /* LUT size is only valid for Global and PF table types */
2771         switch (lut_size) {
2772         case ICE_AQC_GSET_RSS_LUT_TABLE_SIZE_128:
2773                 flags |= (ICE_AQC_GSET_RSS_LUT_TABLE_SIZE_128_FLAG <<
2774                           ICE_AQC_GSET_RSS_LUT_TABLE_SIZE_S) &
2775                          ICE_AQC_GSET_RSS_LUT_TABLE_SIZE_M;
2776                 break;
2777         case ICE_AQC_GSET_RSS_LUT_TABLE_SIZE_512:
2778                 flags |= (ICE_AQC_GSET_RSS_LUT_TABLE_SIZE_512_FLAG <<
2779                           ICE_AQC_GSET_RSS_LUT_TABLE_SIZE_S) &
2780                          ICE_AQC_GSET_RSS_LUT_TABLE_SIZE_M;
2781                 break;
2782         case ICE_AQC_GSET_RSS_LUT_TABLE_SIZE_2K:
2783                 if (lut_type == ICE_AQC_GSET_RSS_LUT_TABLE_TYPE_PF) {
2784                         flags |= (ICE_AQC_GSET_RSS_LUT_TABLE_SIZE_2K_FLAG <<
2785                                   ICE_AQC_GSET_RSS_LUT_TABLE_SIZE_S) &
2786                                  ICE_AQC_GSET_RSS_LUT_TABLE_SIZE_M;
2787                         break;
2788                 }
2789                 /* fall-through */
2790         default:
2791                 status = ICE_ERR_PARAM;
2792                 goto ice_aq_get_set_rss_lut_exit;
2793         }
2794
2795 ice_aq_get_set_rss_lut_send:
2796         cmd_resp->flags = CPU_TO_LE16(flags);
2797         status = ice_aq_send_cmd(hw, &desc, lut, lut_size, NULL);
2798
2799 ice_aq_get_set_rss_lut_exit:
2800         return status;
2801 }
2802
2803 /**
2804  * ice_aq_get_rss_lut
2805  * @hw: pointer to the hardware structure
2806  * @vsi_handle: software VSI handle
2807  * @lut_type: LUT table type
2808  * @lut: pointer to the LUT buffer provided by the caller
2809  * @lut_size: size of the LUT buffer
2810  *
2811  * get the RSS lookup table, PF or VSI type
2812  */
2813 enum ice_status
2814 ice_aq_get_rss_lut(struct ice_hw *hw, u16 vsi_handle, u8 lut_type,
2815                    u8 *lut, u16 lut_size)
2816 {
2817         if (!ice_is_vsi_valid(hw, vsi_handle) || !lut)
2818                 return ICE_ERR_PARAM;
2819
2820         return __ice_aq_get_set_rss_lut(hw, ice_get_hw_vsi_num(hw, vsi_handle),
2821                                         lut_type, lut, lut_size, 0, false);
2822 }
2823
2824 /**
2825  * ice_aq_set_rss_lut
2826  * @hw: pointer to the hardware structure
2827  * @vsi_handle: software VSI handle
2828  * @lut_type: LUT table type
2829  * @lut: pointer to the LUT buffer provided by the caller
2830  * @lut_size: size of the LUT buffer
2831  *
2832  * set the RSS lookup table, PF or VSI type
2833  */
2834 enum ice_status
2835 ice_aq_set_rss_lut(struct ice_hw *hw, u16 vsi_handle, u8 lut_type,
2836                    u8 *lut, u16 lut_size)
2837 {
2838         if (!ice_is_vsi_valid(hw, vsi_handle) || !lut)
2839                 return ICE_ERR_PARAM;
2840
2841         return __ice_aq_get_set_rss_lut(hw, ice_get_hw_vsi_num(hw, vsi_handle),
2842                                         lut_type, lut, lut_size, 0, true);
2843 }
2844
2845 /**
2846  * __ice_aq_get_set_rss_key
2847  * @hw: pointer to the HW struct
2848  * @vsi_id: VSI FW index
2849  * @key: pointer to key info struct
2850  * @set: set true to set the key, false to get the key
2851  *
2852  * get (0x0B04) or set (0x0B02) the RSS key per VSI
2853  */
2854 static enum
2855 ice_status __ice_aq_get_set_rss_key(struct ice_hw *hw, u16 vsi_id,
2856                                     struct ice_aqc_get_set_rss_keys *key,
2857                                     bool set)
2858 {
2859         struct ice_aqc_get_set_rss_key *cmd_resp;
2860         u16 key_size = sizeof(*key);
2861         struct ice_aq_desc desc;
2862
2863         cmd_resp = &desc.params.get_set_rss_key;
2864
2865         if (set) {
2866                 ice_fill_dflt_direct_cmd_desc(&desc, ice_aqc_opc_set_rss_key);
2867                 desc.flags |= CPU_TO_LE16(ICE_AQ_FLAG_RD);
2868         } else {
2869                 ice_fill_dflt_direct_cmd_desc(&desc, ice_aqc_opc_get_rss_key);
2870         }
2871
2872         cmd_resp->vsi_id = CPU_TO_LE16(((vsi_id <<
2873                                          ICE_AQC_GSET_RSS_KEY_VSI_ID_S) &
2874                                         ICE_AQC_GSET_RSS_KEY_VSI_ID_M) |
2875                                        ICE_AQC_GSET_RSS_KEY_VSI_VALID);
2876
2877         return ice_aq_send_cmd(hw, &desc, key, key_size, NULL);
2878 }
2879
2880 /**
2881  * ice_aq_get_rss_key
2882  * @hw: pointer to the HW struct
2883  * @vsi_handle: software VSI handle
2884  * @key: pointer to key info struct
2885  *
2886  * get the RSS key per VSI
2887  */
2888 enum ice_status
2889 ice_aq_get_rss_key(struct ice_hw *hw, u16 vsi_handle,
2890                    struct ice_aqc_get_set_rss_keys *key)
2891 {
2892         if (!ice_is_vsi_valid(hw, vsi_handle) || !key)
2893                 return ICE_ERR_PARAM;
2894
2895         return __ice_aq_get_set_rss_key(hw, ice_get_hw_vsi_num(hw, vsi_handle),
2896                                         key, false);
2897 }
2898
2899 /**
2900  * ice_aq_set_rss_key
2901  * @hw: pointer to the HW struct
2902  * @vsi_handle: software VSI handle
2903  * @keys: pointer to key info struct
2904  *
2905  * set the RSS key per VSI
2906  */
2907 enum ice_status
2908 ice_aq_set_rss_key(struct ice_hw *hw, u16 vsi_handle,
2909                    struct ice_aqc_get_set_rss_keys *keys)
2910 {
2911         if (!ice_is_vsi_valid(hw, vsi_handle) || !keys)
2912                 return ICE_ERR_PARAM;
2913
2914         return __ice_aq_get_set_rss_key(hw, ice_get_hw_vsi_num(hw, vsi_handle),
2915                                         keys, true);
2916 }
2917
2918 /**
2919  * ice_aq_add_lan_txq
2920  * @hw: pointer to the hardware structure
2921  * @num_qgrps: Number of added queue groups
2922  * @qg_list: list of queue groups to be added
2923  * @buf_size: size of buffer for indirect command
2924  * @cd: pointer to command details structure or NULL
2925  *
2926  * Add Tx LAN queue (0x0C30)
2927  *
2928  * NOTE:
2929  * Prior to calling add Tx LAN queue:
2930  * Initialize the following as part of the Tx queue context:
2931  * Completion queue ID if the queue uses Completion queue, Quanta profile,
2932  * Cache profile and Packet shaper profile.
2933  *
2934  * After add Tx LAN queue AQ command is completed:
2935  * Interrupts should be associated with specific queues,
2936  * Association of Tx queue to Doorbell queue is not part of Add LAN Tx queue
2937  * flow.
2938  */
2939 enum ice_status
2940 ice_aq_add_lan_txq(struct ice_hw *hw, u8 num_qgrps,
2941                    struct ice_aqc_add_tx_qgrp *qg_list, u16 buf_size,
2942                    struct ice_sq_cd *cd)
2943 {
2944         u16 i, sum_header_size, sum_q_size = 0;
2945         struct ice_aqc_add_tx_qgrp *list;
2946         struct ice_aqc_add_txqs *cmd;
2947         struct ice_aq_desc desc;
2948
2949         ice_debug(hw, ICE_DBG_TRACE, "ice_aq_add_lan_txq");
2950
2951         cmd = &desc.params.add_txqs;
2952
2953         ice_fill_dflt_direct_cmd_desc(&desc, ice_aqc_opc_add_txqs);
2954
2955         if (!qg_list)
2956                 return ICE_ERR_PARAM;
2957
2958         if (num_qgrps > ICE_LAN_TXQ_MAX_QGRPS)
2959                 return ICE_ERR_PARAM;
2960
2961         sum_header_size = num_qgrps *
2962                 (sizeof(*qg_list) - sizeof(*qg_list->txqs));
2963
2964         list = qg_list;
2965         for (i = 0; i < num_qgrps; i++) {
2966                 struct ice_aqc_add_txqs_perq *q = list->txqs;
2967
2968                 sum_q_size += list->num_txqs * sizeof(*q);
2969                 list = (struct ice_aqc_add_tx_qgrp *)(q + list->num_txqs);
2970         }
2971
2972         if (buf_size != (sum_header_size + sum_q_size))
2973                 return ICE_ERR_PARAM;
2974
2975         desc.flags |= CPU_TO_LE16(ICE_AQ_FLAG_RD);
2976
2977         cmd->num_qgrps = num_qgrps;
2978
2979         return ice_aq_send_cmd(hw, &desc, qg_list, buf_size, cd);
2980 }
2981
2982 /**
2983  * ice_aq_dis_lan_txq
2984  * @hw: pointer to the hardware structure
2985  * @num_qgrps: number of groups in the list
2986  * @qg_list: the list of groups to disable
2987  * @buf_size: the total size of the qg_list buffer in bytes
2988  * @rst_src: if called due to reset, specifies the reset source
2989  * @vmvf_num: the relative VM or VF number that is undergoing the reset
2990  * @cd: pointer to command details structure or NULL
2991  *
2992  * Disable LAN Tx queue (0x0C31)
2993  */
2994 static enum ice_status
2995 ice_aq_dis_lan_txq(struct ice_hw *hw, u8 num_qgrps,
2996                    struct ice_aqc_dis_txq_item *qg_list, u16 buf_size,
2997                    enum ice_disq_rst_src rst_src, u16 vmvf_num,
2998                    struct ice_sq_cd *cd)
2999 {
3000         struct ice_aqc_dis_txqs *cmd;
3001         struct ice_aq_desc desc;
3002         enum ice_status status;
3003         u16 i, sz = 0;
3004
3005         ice_debug(hw, ICE_DBG_TRACE, "ice_aq_dis_lan_txq");
3006         cmd = &desc.params.dis_txqs;
3007         ice_fill_dflt_direct_cmd_desc(&desc, ice_aqc_opc_dis_txqs);
3008
3009         /* qg_list can be NULL only in VM/VF reset flow */
3010         if (!qg_list && !rst_src)
3011                 return ICE_ERR_PARAM;
3012
3013         if (num_qgrps > ICE_LAN_TXQ_MAX_QGRPS)
3014                 return ICE_ERR_PARAM;
3015
3016         cmd->num_entries = num_qgrps;
3017
3018         cmd->vmvf_and_timeout = CPU_TO_LE16((5 << ICE_AQC_Q_DIS_TIMEOUT_S) &
3019                                             ICE_AQC_Q_DIS_TIMEOUT_M);
3020
3021         switch (rst_src) {
3022         case ICE_VM_RESET:
3023                 cmd->cmd_type = ICE_AQC_Q_DIS_CMD_VM_RESET;
3024                 cmd->vmvf_and_timeout |=
3025                         CPU_TO_LE16(vmvf_num & ICE_AQC_Q_DIS_VMVF_NUM_M);
3026                 break;
3027         case ICE_NO_RESET:
3028         default:
3029                 break;
3030         }
3031
3032         /* flush pipe on time out */
3033         cmd->cmd_type |= ICE_AQC_Q_DIS_CMD_FLUSH_PIPE;
3034         /* If no queue group info, we are in a reset flow. Issue the AQ */
3035         if (!qg_list)
3036                 goto do_aq;
3037
3038         /* set RD bit to indicate that command buffer is provided by the driver
3039          * and it needs to be read by the firmware
3040          */
3041         desc.flags |= CPU_TO_LE16(ICE_AQ_FLAG_RD);
3042
3043         for (i = 0; i < num_qgrps; ++i) {
3044                 /* Calculate the size taken up by the queue IDs in this group */
3045                 sz += qg_list[i].num_qs * sizeof(qg_list[i].q_id);
3046
3047                 /* Add the size of the group header */
3048                 sz += sizeof(qg_list[i]) - sizeof(qg_list[i].q_id);
3049
3050                 /* If the num of queues is even, add 2 bytes of padding */
3051                 if ((qg_list[i].num_qs % 2) == 0)
3052                         sz += 2;
3053         }
3054
3055         if (buf_size != sz)
3056                 return ICE_ERR_PARAM;
3057
3058 do_aq:
3059         status = ice_aq_send_cmd(hw, &desc, qg_list, buf_size, cd);
3060         if (status) {
3061                 if (!qg_list)
3062                         ice_debug(hw, ICE_DBG_SCHED, "VM%d disable failed %d\n",
3063                                   vmvf_num, hw->adminq.sq_last_status);
3064                 else
3065                         ice_debug(hw, ICE_DBG_SCHED, "disable queue %d failed %d\n",
3066                                   LE16_TO_CPU(qg_list[0].q_id[0]),
3067                                   hw->adminq.sq_last_status);
3068         }
3069         return status;
3070 }
3071
3072
3073 /* End of FW Admin Queue command wrappers */
3074
3075 /**
3076  * ice_write_byte - write a byte to a packed context structure
3077  * @src_ctx:  the context structure to read from
3078  * @dest_ctx: the context to be written to
3079  * @ce_info:  a description of the struct to be filled
3080  */
3081 static void
3082 ice_write_byte(u8 *src_ctx, u8 *dest_ctx, const struct ice_ctx_ele *ce_info)
3083 {
3084         u8 src_byte, dest_byte, mask;
3085         u8 *from, *dest;
3086         u16 shift_width;
3087
3088         /* copy from the next struct field */
3089         from = src_ctx + ce_info->offset;
3090
3091         /* prepare the bits and mask */
3092         shift_width = ce_info->lsb % 8;
3093         mask = (u8)(BIT(ce_info->width) - 1);
3094
3095         src_byte = *from;
3096         src_byte &= mask;
3097
3098         /* shift to correct alignment */
3099         mask <<= shift_width;
3100         src_byte <<= shift_width;
3101
3102         /* get the current bits from the target bit string */
3103         dest = dest_ctx + (ce_info->lsb / 8);
3104
3105         ice_memcpy(&dest_byte, dest, sizeof(dest_byte), ICE_DMA_TO_NONDMA);
3106
3107         dest_byte &= ~mask;     /* get the bits not changing */
3108         dest_byte |= src_byte;  /* add in the new bits */
3109
3110         /* put it all back */
3111         ice_memcpy(dest, &dest_byte, sizeof(dest_byte), ICE_NONDMA_TO_DMA);
3112 }
3113
3114 /**
3115  * ice_write_word - write a word to a packed context structure
3116  * @src_ctx:  the context structure to read from
3117  * @dest_ctx: the context to be written to
3118  * @ce_info:  a description of the struct to be filled
3119  */
3120 static void
3121 ice_write_word(u8 *src_ctx, u8 *dest_ctx, const struct ice_ctx_ele *ce_info)
3122 {
3123         u16 src_word, mask;
3124         __le16 dest_word;
3125         u8 *from, *dest;
3126         u16 shift_width;
3127
3128         /* copy from the next struct field */
3129         from = src_ctx + ce_info->offset;
3130
3131         /* prepare the bits and mask */
3132         shift_width = ce_info->lsb % 8;
3133         mask = BIT(ce_info->width) - 1;
3134
3135         /* don't swizzle the bits until after the mask because the mask bits
3136          * will be in a different bit position on big endian machines
3137          */
3138         src_word = *(u16 *)from;
3139         src_word &= mask;
3140
3141         /* shift to correct alignment */
3142         mask <<= shift_width;
3143         src_word <<= shift_width;
3144
3145         /* get the current bits from the target bit string */
3146         dest = dest_ctx + (ce_info->lsb / 8);
3147
3148         ice_memcpy(&dest_word, dest, sizeof(dest_word), ICE_DMA_TO_NONDMA);
3149
3150         dest_word &= ~(CPU_TO_LE16(mask));      /* get the bits not changing */
3151         dest_word |= CPU_TO_LE16(src_word);     /* add in the new bits */
3152
3153         /* put it all back */
3154         ice_memcpy(dest, &dest_word, sizeof(dest_word), ICE_NONDMA_TO_DMA);
3155 }
3156
3157 /**
3158  * ice_write_dword - write a dword to a packed context structure
3159  * @src_ctx:  the context structure to read from
3160  * @dest_ctx: the context to be written to
3161  * @ce_info:  a description of the struct to be filled
3162  */
3163 static void
3164 ice_write_dword(u8 *src_ctx, u8 *dest_ctx, const struct ice_ctx_ele *ce_info)
3165 {
3166         u32 src_dword, mask;
3167         __le32 dest_dword;
3168         u8 *from, *dest;
3169         u16 shift_width;
3170
3171         /* copy from the next struct field */
3172         from = src_ctx + ce_info->offset;
3173
3174         /* prepare the bits and mask */
3175         shift_width = ce_info->lsb % 8;
3176
3177         /* if the field width is exactly 32 on an x86 machine, then the shift
3178          * operation will not work because the SHL instructions count is masked
3179          * to 5 bits so the shift will do nothing
3180          */
3181         if (ce_info->width < 32)
3182                 mask = BIT(ce_info->width) - 1;
3183         else
3184                 mask = (u32)~0;
3185
3186         /* don't swizzle the bits until after the mask because the mask bits
3187          * will be in a different bit position on big endian machines
3188          */
3189         src_dword = *(u32 *)from;
3190         src_dword &= mask;
3191
3192         /* shift to correct alignment */
3193         mask <<= shift_width;
3194         src_dword <<= shift_width;
3195
3196         /* get the current bits from the target bit string */
3197         dest = dest_ctx + (ce_info->lsb / 8);
3198
3199         ice_memcpy(&dest_dword, dest, sizeof(dest_dword), ICE_DMA_TO_NONDMA);
3200
3201         dest_dword &= ~(CPU_TO_LE32(mask));     /* get the bits not changing */
3202         dest_dword |= CPU_TO_LE32(src_dword);   /* add in the new bits */
3203
3204         /* put it all back */
3205         ice_memcpy(dest, &dest_dword, sizeof(dest_dword), ICE_NONDMA_TO_DMA);
3206 }
3207
3208 /**
3209  * ice_write_qword - write a qword to a packed context structure
3210  * @src_ctx:  the context structure to read from
3211  * @dest_ctx: the context to be written to
3212  * @ce_info:  a description of the struct to be filled
3213  */
3214 static void
3215 ice_write_qword(u8 *src_ctx, u8 *dest_ctx, const struct ice_ctx_ele *ce_info)
3216 {
3217         u64 src_qword, mask;
3218         __le64 dest_qword;
3219         u8 *from, *dest;
3220         u16 shift_width;
3221
3222         /* copy from the next struct field */
3223         from = src_ctx + ce_info->offset;
3224
3225         /* prepare the bits and mask */
3226         shift_width = ce_info->lsb % 8;
3227
3228         /* if the field width is exactly 64 on an x86 machine, then the shift
3229          * operation will not work because the SHL instructions count is masked
3230          * to 6 bits so the shift will do nothing
3231          */
3232         if (ce_info->width < 64)
3233                 mask = BIT_ULL(ce_info->width) - 1;
3234         else
3235                 mask = (u64)~0;
3236
3237         /* don't swizzle the bits until after the mask because the mask bits
3238          * will be in a different bit position on big endian machines
3239          */
3240         src_qword = *(u64 *)from;
3241         src_qword &= mask;
3242
3243         /* shift to correct alignment */
3244         mask <<= shift_width;
3245         src_qword <<= shift_width;
3246
3247         /* get the current bits from the target bit string */
3248         dest = dest_ctx + (ce_info->lsb / 8);
3249
3250         ice_memcpy(&dest_qword, dest, sizeof(dest_qword), ICE_DMA_TO_NONDMA);
3251
3252         dest_qword &= ~(CPU_TO_LE64(mask));     /* get the bits not changing */
3253         dest_qword |= CPU_TO_LE64(src_qword);   /* add in the new bits */
3254
3255         /* put it all back */
3256         ice_memcpy(dest, &dest_qword, sizeof(dest_qword), ICE_NONDMA_TO_DMA);
3257 }
3258
3259 /**
3260  * ice_set_ctx - set context bits in packed structure
3261  * @src_ctx:  pointer to a generic non-packed context structure
3262  * @dest_ctx: pointer to memory for the packed structure
3263  * @ce_info:  a description of the structure to be transformed
3264  */
3265 enum ice_status
3266 ice_set_ctx(u8 *src_ctx, u8 *dest_ctx, const struct ice_ctx_ele *ce_info)
3267 {
3268         int f;
3269
3270         for (f = 0; ce_info[f].width; f++) {
3271                 /* We have to deal with each element of the FW response
3272                  * using the correct size so that we are correct regardless
3273                  * of the endianness of the machine.
3274                  */
3275                 switch (ce_info[f].size_of) {
3276                 case sizeof(u8):
3277                         ice_write_byte(src_ctx, dest_ctx, &ce_info[f]);
3278                         break;
3279                 case sizeof(u16):
3280                         ice_write_word(src_ctx, dest_ctx, &ce_info[f]);
3281                         break;
3282                 case sizeof(u32):
3283                         ice_write_dword(src_ctx, dest_ctx, &ce_info[f]);
3284                         break;
3285                 case sizeof(u64):
3286                         ice_write_qword(src_ctx, dest_ctx, &ce_info[f]);
3287                         break;
3288                 default:
3289                         return ICE_ERR_INVAL_SIZE;
3290                 }
3291         }
3292
3293         return ICE_SUCCESS;
3294 }
3295
3296
3297
3298
3299 /**
3300  * ice_read_byte - read context byte into struct
3301  * @src_ctx:  the context structure to read from
3302  * @dest_ctx: the context to be written to
3303  * @ce_info:  a description of the struct to be filled
3304  */
3305 static void
3306 ice_read_byte(u8 *src_ctx, u8 *dest_ctx, struct ice_ctx_ele *ce_info)
3307 {
3308         u8 dest_byte, mask;
3309         u8 *src, *target;
3310         u16 shift_width;
3311
3312         /* prepare the bits and mask */
3313         shift_width = ce_info->lsb % 8;
3314         mask = (u8)(BIT(ce_info->width) - 1);
3315
3316         /* shift to correct alignment */
3317         mask <<= shift_width;
3318
3319         /* get the current bits from the src bit string */
3320         src = src_ctx + (ce_info->lsb / 8);
3321
3322         ice_memcpy(&dest_byte, src, sizeof(dest_byte), ICE_DMA_TO_NONDMA);
3323
3324         dest_byte &= ~(mask);
3325
3326         dest_byte >>= shift_width;
3327
3328         /* get the address from the struct field */
3329         target = dest_ctx + ce_info->offset;
3330
3331         /* put it back in the struct */
3332         ice_memcpy(target, &dest_byte, sizeof(dest_byte), ICE_NONDMA_TO_DMA);
3333 }
3334
3335 /**
3336  * ice_read_word - read context word into struct
3337  * @src_ctx:  the context structure to read from
3338  * @dest_ctx: the context to be written to
3339  * @ce_info:  a description of the struct to be filled
3340  */
3341 static void
3342 ice_read_word(u8 *src_ctx, u8 *dest_ctx, struct ice_ctx_ele *ce_info)
3343 {
3344         u16 dest_word, mask;
3345         u8 *src, *target;
3346         __le16 src_word;
3347         u16 shift_width;
3348
3349         /* prepare the bits and mask */
3350         shift_width = ce_info->lsb % 8;
3351         mask = BIT(ce_info->width) - 1;
3352
3353         /* shift to correct alignment */
3354         mask <<= shift_width;
3355
3356         /* get the current bits from the src bit string */
3357         src = src_ctx + (ce_info->lsb / 8);
3358
3359         ice_memcpy(&src_word, src, sizeof(src_word), ICE_DMA_TO_NONDMA);
3360
3361         /* the data in the memory is stored as little endian so mask it
3362          * correctly
3363          */
3364         src_word &= ~(CPU_TO_LE16(mask));
3365
3366         /* get the data back into host order before shifting */
3367         dest_word = LE16_TO_CPU(src_word);
3368
3369         dest_word >>= shift_width;
3370
3371         /* get the address from the struct field */
3372         target = dest_ctx + ce_info->offset;
3373
3374         /* put it back in the struct */
3375         ice_memcpy(target, &dest_word, sizeof(dest_word), ICE_NONDMA_TO_DMA);
3376 }
3377
3378 /**
3379  * ice_read_dword - read context dword into struct
3380  * @src_ctx:  the context structure to read from
3381  * @dest_ctx: the context to be written to
3382  * @ce_info:  a description of the struct to be filled
3383  */
3384 static void
3385 ice_read_dword(u8 *src_ctx, u8 *dest_ctx, struct ice_ctx_ele *ce_info)
3386 {
3387         u32 dest_dword, mask;
3388         __le32 src_dword;
3389         u8 *src, *target;
3390         u16 shift_width;
3391
3392         /* prepare the bits and mask */
3393         shift_width = ce_info->lsb % 8;
3394
3395         /* if the field width is exactly 32 on an x86 machine, then the shift
3396          * operation will not work because the SHL instructions count is masked
3397          * to 5 bits so the shift will do nothing
3398          */
3399         if (ce_info->width < 32)
3400                 mask = BIT(ce_info->width) - 1;
3401         else
3402                 mask = (u32)~0;
3403
3404         /* shift to correct alignment */
3405         mask <<= shift_width;
3406
3407         /* get the current bits from the src bit string */
3408         src = src_ctx + (ce_info->lsb / 8);
3409
3410         ice_memcpy(&src_dword, src, sizeof(src_dword), ICE_DMA_TO_NONDMA);
3411
3412         /* the data in the memory is stored as little endian so mask it
3413          * correctly
3414          */
3415         src_dword &= ~(CPU_TO_LE32(mask));
3416
3417         /* get the data back into host order before shifting */
3418         dest_dword = LE32_TO_CPU(src_dword);
3419
3420         dest_dword >>= shift_width;
3421
3422         /* get the address from the struct field */
3423         target = dest_ctx + ce_info->offset;
3424
3425         /* put it back in the struct */
3426         ice_memcpy(target, &dest_dword, sizeof(dest_dword), ICE_NONDMA_TO_DMA);
3427 }
3428
3429 /**
3430  * ice_read_qword - read context qword into struct
3431  * @src_ctx:  the context structure to read from
3432  * @dest_ctx: the context to be written to
3433  * @ce_info:  a description of the struct to be filled
3434  */
3435 static void
3436 ice_read_qword(u8 *src_ctx, u8 *dest_ctx, struct ice_ctx_ele *ce_info)
3437 {
3438         u64 dest_qword, mask;
3439         __le64 src_qword;
3440         u8 *src, *target;
3441         u16 shift_width;
3442
3443         /* prepare the bits and mask */
3444         shift_width = ce_info->lsb % 8;
3445
3446         /* if the field width is exactly 64 on an x86 machine, then the shift
3447          * operation will not work because the SHL instructions count is masked
3448          * to 6 bits so the shift will do nothing
3449          */
3450         if (ce_info->width < 64)
3451                 mask = BIT_ULL(ce_info->width) - 1;
3452         else
3453                 mask = (u64)~0;
3454
3455         /* shift to correct alignment */
3456         mask <<= shift_width;
3457
3458         /* get the current bits from the src bit string */
3459         src = src_ctx + (ce_info->lsb / 8);
3460
3461         ice_memcpy(&src_qword, src, sizeof(src_qword), ICE_DMA_TO_NONDMA);
3462
3463         /* the data in the memory is stored as little endian so mask it
3464          * correctly
3465          */
3466         src_qword &= ~(CPU_TO_LE64(mask));
3467
3468         /* get the data back into host order before shifting */
3469         dest_qword = LE64_TO_CPU(src_qword);
3470
3471         dest_qword >>= shift_width;
3472
3473         /* get the address from the struct field */
3474         target = dest_ctx + ce_info->offset;
3475
3476         /* put it back in the struct */
3477         ice_memcpy(target, &dest_qword, sizeof(dest_qword), ICE_NONDMA_TO_DMA);
3478 }
3479
3480 /**
3481  * ice_get_ctx - extract context bits from a packed structure
3482  * @src_ctx:  pointer to a generic packed context structure
3483  * @dest_ctx: pointer to a generic non-packed context structure
3484  * @ce_info:  a description of the structure to be read from
3485  */
3486 enum ice_status
3487 ice_get_ctx(u8 *src_ctx, u8 *dest_ctx, struct ice_ctx_ele *ce_info)
3488 {
3489         int f;
3490
3491         for (f = 0; ce_info[f].width; f++) {
3492                 switch (ce_info[f].size_of) {
3493                 case 1:
3494                         ice_read_byte(src_ctx, dest_ctx, &ce_info[f]);
3495                         break;
3496                 case 2:
3497                         ice_read_word(src_ctx, dest_ctx, &ce_info[f]);
3498                         break;
3499                 case 4:
3500                         ice_read_dword(src_ctx, dest_ctx, &ce_info[f]);
3501                         break;
3502                 case 8:
3503                         ice_read_qword(src_ctx, dest_ctx, &ce_info[f]);
3504                         break;
3505                 default:
3506                         /* nothing to do, just keep going */
3507                         break;
3508                 }
3509         }
3510
3511         return ICE_SUCCESS;
3512 }
3513
3514 /**
3515  * ice_ena_vsi_txq
3516  * @pi: port information structure
3517  * @vsi_handle: software VSI handle
3518  * @tc: TC number
3519  * @num_qgrps: Number of added queue groups
3520  * @buf: list of queue groups to be added
3521  * @buf_size: size of buffer for indirect command
3522  * @cd: pointer to command details structure or NULL
3523  *
3524  * This function adds one LAN queue
3525  */
3526 enum ice_status
3527 ice_ena_vsi_txq(struct ice_port_info *pi, u16 vsi_handle, u8 tc, u8 num_qgrps,
3528                 struct ice_aqc_add_tx_qgrp *buf, u16 buf_size,
3529                 struct ice_sq_cd *cd)
3530 {
3531         struct ice_aqc_txsched_elem_data node = { 0 };
3532         struct ice_sched_node *parent;
3533         enum ice_status status;
3534         struct ice_hw *hw;
3535
3536         if (!pi || pi->port_state != ICE_SCHED_PORT_STATE_READY)
3537                 return ICE_ERR_CFG;
3538
3539         if (num_qgrps > 1 || buf->num_txqs > 1)
3540                 return ICE_ERR_MAX_LIMIT;
3541
3542         hw = pi->hw;
3543
3544         if (!ice_is_vsi_valid(hw, vsi_handle))
3545                 return ICE_ERR_PARAM;
3546
3547         ice_acquire_lock(&pi->sched_lock);
3548
3549         /* find a parent node */
3550         parent = ice_sched_get_free_qparent(pi, vsi_handle, tc,
3551                                             ICE_SCHED_NODE_OWNER_LAN);
3552         if (!parent) {
3553                 status = ICE_ERR_PARAM;
3554                 goto ena_txq_exit;
3555         }
3556
3557         buf->parent_teid = parent->info.node_teid;
3558         node.parent_teid = parent->info.node_teid;
3559         /* Mark that the values in the "generic" section as valid. The default
3560          * value in the "generic" section is zero. This means that :
3561          * - Scheduling mode is Bytes Per Second (BPS), indicated by Bit 0.
3562          * - 0 priority among siblings, indicated by Bit 1-3.
3563          * - WFQ, indicated by Bit 4.
3564          * - 0 Adjustment value is used in PSM credit update flow, indicated by
3565          * Bit 5-6.
3566          * - Bit 7 is reserved.
3567          * Without setting the generic section as valid in valid_sections, the
3568          * Admin queue command will fail with error code ICE_AQ_RC_EINVAL.
3569          */
3570         buf->txqs[0].info.valid_sections = ICE_AQC_ELEM_VALID_GENERIC;
3571
3572         /* add the LAN queue */
3573         status = ice_aq_add_lan_txq(hw, num_qgrps, buf, buf_size, cd);
3574         if (status != ICE_SUCCESS) {
3575                 ice_debug(hw, ICE_DBG_SCHED, "enable queue %d failed %d\n",
3576                           LE16_TO_CPU(buf->txqs[0].txq_id),
3577                           hw->adminq.sq_last_status);
3578                 goto ena_txq_exit;
3579         }
3580
3581         node.node_teid = buf->txqs[0].q_teid;
3582         node.data.elem_type = ICE_AQC_ELEM_TYPE_LEAF;
3583
3584         /* add a leaf node into schduler tree queue layer */
3585         status = ice_sched_add_node(pi, hw->num_tx_sched_layers - 1, &node);
3586
3587 ena_txq_exit:
3588         ice_release_lock(&pi->sched_lock);
3589         return status;
3590 }
3591
3592 /**
3593  * ice_dis_vsi_txq
3594  * @pi: port information structure
3595  * @num_queues: number of queues
3596  * @q_ids: pointer to the q_id array
3597  * @q_teids: pointer to queue node teids
3598  * @rst_src: if called due to reset, specifies the reset source
3599  * @vmvf_num: the relative VM or VF number that is undergoing the reset
3600  * @cd: pointer to command details structure or NULL
3601  *
3602  * This function removes queues and their corresponding nodes in SW DB
3603  */
3604 enum ice_status
3605 ice_dis_vsi_txq(struct ice_port_info *pi, u8 num_queues, u16 *q_ids,
3606                 u32 *q_teids, enum ice_disq_rst_src rst_src, u16 vmvf_num,
3607                 struct ice_sq_cd *cd)
3608 {
3609         enum ice_status status = ICE_ERR_DOES_NOT_EXIST;
3610         struct ice_aqc_dis_txq_item qg_list;
3611         u16 i;
3612
3613         if (!pi || pi->port_state != ICE_SCHED_PORT_STATE_READY)
3614                 return ICE_ERR_CFG;
3615
3616         /* if queue is disabled already yet the disable queue command has to be
3617          * sent to complete the VF reset, then call ice_aq_dis_lan_txq without
3618          * any queue information
3619          */
3620
3621         if (!num_queues && rst_src)
3622                 return ice_aq_dis_lan_txq(pi->hw, 0, NULL, 0, rst_src, vmvf_num,
3623                                           NULL);
3624
3625         ice_acquire_lock(&pi->sched_lock);
3626
3627         for (i = 0; i < num_queues; i++) {
3628                 struct ice_sched_node *node;
3629
3630                 node = ice_sched_find_node_by_teid(pi->root, q_teids[i]);
3631                 if (!node)
3632                         continue;
3633                 qg_list.parent_teid = node->info.parent_teid;
3634                 qg_list.num_qs = 1;
3635                 qg_list.q_id[0] = CPU_TO_LE16(q_ids[i]);
3636                 status = ice_aq_dis_lan_txq(pi->hw, 1, &qg_list,
3637                                             sizeof(qg_list), rst_src, vmvf_num,
3638                                             cd);
3639
3640                 if (status != ICE_SUCCESS)
3641                         break;
3642                 ice_free_sched_node(pi, node);
3643         }
3644         ice_release_lock(&pi->sched_lock);
3645         return status;
3646 }
3647
3648 /**
3649  * ice_cfg_vsi_qs - configure the new/existing VSI queues
3650  * @pi: port information structure
3651  * @vsi_handle: software VSI handle
3652  * @tc_bitmap: TC bitmap
3653  * @maxqs: max queues array per TC
3654  * @owner: LAN or RDMA
3655  *
3656  * This function adds/updates the VSI queues per TC.
3657  */
3658 static enum ice_status
3659 ice_cfg_vsi_qs(struct ice_port_info *pi, u16 vsi_handle, u8 tc_bitmap,
3660                u16 *maxqs, u8 owner)
3661 {
3662         enum ice_status status = ICE_SUCCESS;
3663         u8 i;
3664
3665         if (!pi || pi->port_state != ICE_SCHED_PORT_STATE_READY)
3666                 return ICE_ERR_CFG;
3667
3668         if (!ice_is_vsi_valid(pi->hw, vsi_handle))
3669                 return ICE_ERR_PARAM;
3670
3671         ice_acquire_lock(&pi->sched_lock);
3672
3673         ice_for_each_traffic_class(i) {
3674                 /* configuration is possible only if TC node is present */
3675                 if (!ice_sched_get_tc_node(pi, i))
3676                         continue;
3677
3678                 status = ice_sched_cfg_vsi(pi, vsi_handle, i, maxqs[i], owner,
3679                                            ice_is_tc_ena(tc_bitmap, i));
3680                 if (status)
3681                         break;
3682         }
3683
3684         ice_release_lock(&pi->sched_lock);
3685         return status;
3686 }
3687
3688 /**
3689  * ice_cfg_vsi_lan - configure VSI LAN queues
3690  * @pi: port information structure
3691  * @vsi_handle: software VSI handle
3692  * @tc_bitmap: TC bitmap
3693  * @max_lanqs: max LAN queues array per TC
3694  *
3695  * This function adds/updates the VSI LAN queues per TC.
3696  */
3697 enum ice_status
3698 ice_cfg_vsi_lan(struct ice_port_info *pi, u16 vsi_handle, u8 tc_bitmap,
3699                 u16 *max_lanqs)
3700 {
3701         return ice_cfg_vsi_qs(pi, vsi_handle, tc_bitmap, max_lanqs,
3702                               ICE_SCHED_NODE_OWNER_LAN);
3703 }
3704
3705
3706
3707 /**
3708  * ice_replay_pre_init - replay pre initialization
3709  * @hw: pointer to the HW struct
3710  *
3711  * Initializes required config data for VSI, FD, ACL, and RSS before replay.
3712  */
3713 static enum ice_status ice_replay_pre_init(struct ice_hw *hw)
3714 {
3715         struct ice_switch_info *sw = hw->switch_info;
3716         u8 i;
3717
3718         /* Delete old entries from replay filter list head if there is any */
3719         ice_rm_all_sw_replay_rule_info(hw);
3720         /* In start of replay, move entries into replay_rules list, it
3721          * will allow adding rules entries back to filt_rules list,
3722          * which is operational list.
3723          */
3724         for (i = 0; i < ICE_MAX_NUM_RECIPES; i++)
3725                 LIST_REPLACE_INIT(&sw->recp_list[i].filt_rules,
3726                                   &sw->recp_list[i].filt_replay_rules);
3727         ice_sched_replay_agg_vsi_preinit(hw);
3728
3729         return ice_sched_replay_tc_node_bw(hw);
3730 }
3731
3732 /**
3733  * ice_replay_vsi - replay VSI configuration
3734  * @hw: pointer to the HW struct
3735  * @vsi_handle: driver VSI handle
3736  *
3737  * Restore all VSI configuration after reset. It is required to call this
3738  * function with main VSI first.
3739  */
3740 enum ice_status ice_replay_vsi(struct ice_hw *hw, u16 vsi_handle)
3741 {
3742         enum ice_status status;
3743
3744         if (!ice_is_vsi_valid(hw, vsi_handle))
3745                 return ICE_ERR_PARAM;
3746
3747         /* Replay pre-initialization if there is any */
3748         if (vsi_handle == ICE_MAIN_VSI_HANDLE) {
3749                 status = ice_replay_pre_init(hw);
3750                 if (status)
3751                         return status;
3752         }
3753
3754         /* Replay per VSI all filters */
3755         status = ice_replay_vsi_all_fltr(hw, vsi_handle);
3756         if (!status)
3757                 status = ice_replay_vsi_agg(hw, vsi_handle);
3758         return status;
3759 }
3760
3761 /**
3762  * ice_replay_post - post replay configuration cleanup
3763  * @hw: pointer to the HW struct
3764  *
3765  * Post replay cleanup.
3766  */
3767 void ice_replay_post(struct ice_hw *hw)
3768 {
3769         /* Delete old entries from replay filter list head */
3770         ice_rm_all_sw_replay_rule_info(hw);
3771         ice_sched_replay_agg(hw);
3772 }
3773
3774 /**
3775  * ice_stat_update40 - read 40 bit stat from the chip and update stat values
3776  * @hw: ptr to the hardware info
3777  * @hireg: high 32 bit HW register to read from
3778  * @loreg: low 32 bit HW register to read from
3779  * @prev_stat_loaded: bool to specify if previous stats are loaded
3780  * @prev_stat: ptr to previous loaded stat value
3781  * @cur_stat: ptr to current stat value
3782  */
3783 void
3784 ice_stat_update40(struct ice_hw *hw, u32 hireg, u32 loreg,
3785                   bool prev_stat_loaded, u64 *prev_stat, u64 *cur_stat)
3786 {
3787         u64 new_data;
3788
3789         new_data = rd32(hw, loreg);
3790         new_data |= ((u64)(rd32(hw, hireg) & 0xFFFF)) << 32;
3791
3792         /* device stats are not reset at PFR, they likely will not be zeroed
3793          * when the driver starts. So save the first values read and use them as
3794          * offsets to be subtracted from the raw values in order to report stats
3795          * that count from zero.
3796          */
3797         if (!prev_stat_loaded)
3798                 *prev_stat = new_data;
3799         if (new_data >= *prev_stat)
3800                 *cur_stat = new_data - *prev_stat;
3801         else
3802                 /* to manage the potential roll-over */
3803                 *cur_stat = (new_data + BIT_ULL(40)) - *prev_stat;
3804         *cur_stat &= 0xFFFFFFFFFFULL;
3805 }
3806
3807 /**
3808  * ice_stat_update32 - read 32 bit stat from the chip and update stat values
3809  * @hw: ptr to the hardware info
3810  * @reg: HW register to read from
3811  * @prev_stat_loaded: bool to specify if previous stats are loaded
3812  * @prev_stat: ptr to previous loaded stat value
3813  * @cur_stat: ptr to current stat value
3814  */
3815 void
3816 ice_stat_update32(struct ice_hw *hw, u32 reg, bool prev_stat_loaded,
3817                   u64 *prev_stat, u64 *cur_stat)
3818 {
3819         u32 new_data;
3820
3821         new_data = rd32(hw, reg);
3822
3823         /* device stats are not reset at PFR, they likely will not be zeroed
3824          * when the driver starts. So save the first values read and use them as
3825          * offsets to be subtracted from the raw values in order to report stats
3826          * that count from zero.
3827          */
3828         if (!prev_stat_loaded)
3829                 *prev_stat = new_data;
3830         if (new_data >= *prev_stat)
3831                 *cur_stat = new_data - *prev_stat;
3832         else
3833                 /* to manage the potential roll-over */
3834                 *cur_stat = (new_data + BIT_ULL(32)) - *prev_stat;
3835 }
3836
3837
3838 /**
3839  * ice_sched_query_elem - query element information from HW
3840  * @hw: pointer to the HW struct
3841  * @node_teid: node TEID to be queried
3842  * @buf: buffer to element information
3843  *
3844  * This function queries HW element information
3845  */
3846 enum ice_status
3847 ice_sched_query_elem(struct ice_hw *hw, u32 node_teid,
3848                      struct ice_aqc_get_elem *buf)
3849 {
3850         u16 buf_size, num_elem_ret = 0;
3851         enum ice_status status;
3852
3853         buf_size = sizeof(*buf);
3854         ice_memset(buf, 0, buf_size, ICE_NONDMA_MEM);
3855         buf->generic[0].node_teid = CPU_TO_LE32(node_teid);
3856         status = ice_aq_query_sched_elems(hw, 1, buf, buf_size, &num_elem_ret,
3857                                           NULL);
3858         if (status != ICE_SUCCESS || num_elem_ret != 1)
3859                 ice_debug(hw, ICE_DBG_SCHED, "query element failed\n");
3860         return status;
3861 }