f2d87ca1e6eb85f1036873c2d9aada71828a3b1e
[dpdk.git] / drivers / net / ice / base / ice_ptp_hw.h
1 /* SPDX-License-Identifier: BSD-3-Clause
2  * Copyright(c) 2001-2021 Intel Corporation
3  */
4
5 #ifndef _ICE_PTP_HW_H_
6 #define _ICE_PTP_HW_H_
7
8 enum ice_ptp_tmr_cmd {
9         INIT_TIME,
10         INIT_INCVAL,
11         ADJ_TIME,
12         ADJ_TIME_AT_TIME,
13         READ_TIME
14 };
15
16 enum ice_ptp_serdes {
17         ICE_PTP_SERDES_1G,
18         ICE_PTP_SERDES_10G,
19         ICE_PTP_SERDES_25G,
20         ICE_PTP_SERDES_40G,
21         ICE_PTP_SERDES_50G,
22         ICE_PTP_SERDES_100G
23 };
24
25 enum ice_ptp_link_spd {
26         ICE_PTP_LNK_SPD_1G,
27         ICE_PTP_LNK_SPD_10G,
28         ICE_PTP_LNK_SPD_25G,
29         ICE_PTP_LNK_SPD_25G_RS,
30         ICE_PTP_LNK_SPD_40G,
31         ICE_PTP_LNK_SPD_50G,
32         ICE_PTP_LNK_SPD_50G_RS,
33         ICE_PTP_LNK_SPD_100G_RS,
34         NUM_ICE_PTP_LNK_SPD /* Must be last */
35 };
36
37 enum ice_ptp_fec_mode {
38         ICE_PTP_FEC_MODE_NONE,
39         ICE_PTP_FEC_MODE_CLAUSE74,
40         ICE_PTP_FEC_MODE_RS_FEC
41 };
42
43 /**
44  * struct ice_time_ref_info_e822
45  * @pll_freq: Frequency of PLL that drives timer ticks in Hz
46  * @nominal_incval: increment to generate nanoseconds in GLTSYN_TIME_L
47  * @pps_delay: propagation delay of the PPS output signal
48  *
49  * Characteristic information for the various TIME_REF sources possible in the
50  * E822 devices
51  */
52 struct ice_time_ref_info_e822 {
53         u64 pll_freq;
54         u64 nominal_incval;
55         u8 pps_delay;
56 };
57
58 /**
59  * struct ice_vernier_info_e822
60  * @tx_par_clk: Frequency used to calculate P_REG_PAR_TX_TUS
61  * @rx_par_clk: Frequency used to calculate P_REG_PAR_RX_TUS
62  * @tx_pcs_clk: Frequency used to calculate P_REG_PCS_TX_TUS
63  * @rx_pcs_clk: Frequency used to calculate P_REG_PCS_RX_TUS
64  * @tx_desk_rsgb_par: Frequency used to calculate P_REG_DESK_PAR_TX_TUS
65  * @rx_desk_rsgb_par: Frequency used to calculate P_REG_DESK_PAR_RX_TUS
66  * @tx_desk_rsgb_pcs: Frequency used to calculate P_REG_DESK_PCS_TX_TUS
67  * @rx_desk_rsgb_pcs: Frequency used to calculate P_REG_DESK_PCS_RX_TUS
68  * @tx_fixed_delay: Fixed Tx latency measured in 1/100th nanoseconds
69  * @pmd_adj_divisor: Divisor used to calculate PDM alignment adjustment
70  * @rx_fixed_delay: Fixed Rx latency measured in 1/100th nanoseconds
71  *
72  * Table of constants used during as part of the Vernier calibration of the Tx
73  * and Rx timestamps. This includes frequency values used to compute TUs per
74  * PAR/PCS clock cycle, and static delay values measured during hardware
75  * design.
76  *
77  * Note that some values are not used for all link speeds, and the
78  * P_REG_DESK_PAR* registers may represent different clock markers at
79  * different link speeds, either the deskew marker for multi-lane link speeds
80  * or the Reed Solomon gearbox marker for RS-FEC.
81  */
82 struct ice_vernier_info_e822 {
83         u32 tx_par_clk;
84         u32 rx_par_clk;
85         u32 tx_pcs_clk;
86         u32 rx_pcs_clk;
87         u32 tx_desk_rsgb_par;
88         u32 rx_desk_rsgb_par;
89         u32 tx_desk_rsgb_pcs;
90         u32 rx_desk_rsgb_pcs;
91         u32 tx_fixed_delay;
92         u32 pmd_adj_divisor;
93         u32 rx_fixed_delay;
94 };
95
96 /**
97  * struct ice_cgu_pll_params_e822
98  * @refclk_pre_div: Reference clock pre-divisor
99  * @feedback_div: Feedback divisor
100  * @frac_n_div: Fractional divisor
101  * @post_pll_div: Post PLL divisor
102  *
103  * Clock Generation Unit parameters used to program the PLL based on the
104  * selected TIME_REF frequency.
105  */
106 struct ice_cgu_pll_params_e822 {
107         u32 refclk_pre_div;
108         u32 feedback_div;
109         u32 frac_n_div;
110         u32 post_pll_div;
111 };
112
113 extern const struct
114 ice_cgu_pll_params_e822 e822_cgu_params[NUM_ICE_TIME_REF_FREQ];
115
116 /* Table of constants related to possible TIME_REF sources */
117 extern const struct ice_time_ref_info_e822 e822_time_ref[NUM_ICE_TIME_REF_FREQ];
118
119 /* Table of constants for Vernier calibration on E822 */
120 extern const struct ice_vernier_info_e822 e822_vernier[NUM_ICE_PTP_LNK_SPD];
121
122 /* Increment value to generate nanoseconds in the GLTSYN_TIME_L register for
123  * the E810 devices. Based off of a PLL with an 812.5 MHz frequency.
124  */
125 #define ICE_PTP_NOMINAL_INCVAL_E810 0x13b13b13bULL
126
127 /* Device agnostic functions */
128 u8 ice_get_ptp_src_clock_index(struct ice_hw *hw);
129 u64 ice_ptp_read_src_incval(struct ice_hw *hw);
130 bool ice_ptp_lock(struct ice_hw *hw);
131 void ice_ptp_unlock(struct ice_hw *hw);
132 void ice_ptp_src_cmd(struct ice_hw *hw, enum ice_ptp_tmr_cmd cmd);
133 enum ice_status ice_ptp_init_time(struct ice_hw *hw, u64 time);
134 enum ice_status ice_ptp_write_incval(struct ice_hw *hw, u64 incval);
135 enum ice_status ice_ptp_write_incval_locked(struct ice_hw *hw, u64 incval);
136 enum ice_status ice_ptp_adj_clock(struct ice_hw *hw, s32 adj, bool lock_sbq);
137 enum ice_status
138 ice_ptp_adj_clock_at_time(struct ice_hw *hw, u64 at_time, s32 adj);
139 enum ice_status
140 ice_read_phy_tstamp(struct ice_hw *hw, u8 block, u8 idx, u64 *tstamp);
141 enum ice_status
142 ice_clear_phy_tstamp(struct ice_hw *hw, u8 block, u8 idx);
143 enum ice_status ice_ptp_init_phc(struct ice_hw *hw);
144
145 /* E822 family functions */
146 enum ice_status
147 ice_read_phy_reg_e822(struct ice_hw *hw, u8 port, u16 offset, u32 *val);
148 enum ice_status
149 ice_write_phy_reg_e822(struct ice_hw *hw, u8 port, u16 offset, u32 val);
150 enum ice_status
151 ice_read_quad_reg_e822(struct ice_hw *hw, u8 quad, u16 offset, u32 *val);
152 enum ice_status
153 ice_write_quad_reg_e822(struct ice_hw *hw, u8 quad, u16 offset, u32 val);
154 enum ice_status
155 ice_ptp_prep_port_adj_e822(struct ice_hw *hw, u8 port, s64 time,
156                            bool lock_sbq);
157 enum ice_status
158 ice_ptp_read_phy_incval_e822(struct ice_hw *hw, u8 port, u64 *incval);
159 enum ice_status
160 ice_ptp_read_port_capture(struct ice_hw *hw, u8 port, u64 *tx_ts, u64 *rx_ts);
161 enum ice_status
162 ice_ptp_one_port_cmd(struct ice_hw *hw, u8 port, enum ice_ptp_tmr_cmd cmd,
163                      bool lock_sbq);
164 enum ice_status
165 ice_cfg_cgu_pll_e822(struct ice_hw *hw, enum ice_time_ref_freq clk_freq,
166                      enum ice_clk_src clk_src);
167
168 /**
169  * ice_e822_time_ref - Get the current TIME_REF from capabilities
170  * @hw: pointer to the HW structure
171  *
172  * Returns the current TIME_REF from the capabilities structure.
173  */
174 static inline enum ice_time_ref_freq ice_e822_time_ref(struct ice_hw *hw)
175 {
176         return hw->func_caps.ts_func_info.time_ref;
177 }
178
179 /**
180  * ice_set_e822_time_ref - Set new TIME_REF
181  * @hw: pointer to the HW structure
182  * @time_ref: new TIME_REF to set
183  *
184  * Update the TIME_REF in the capabilities structure in response to some
185  * change, such as an update to the CGU registers.
186  */
187 static inline void
188 ice_set_e822_time_ref(struct ice_hw *hw, enum ice_time_ref_freq time_ref)
189 {
190         hw->func_caps.ts_func_info.time_ref = time_ref;
191 }
192
193 static inline u64 ice_e822_pll_freq(enum ice_time_ref_freq time_ref)
194 {
195         return e822_time_ref[time_ref].pll_freq;
196 }
197
198 static inline u64 ice_e822_nominal_incval(enum ice_time_ref_freq time_ref)
199 {
200         return e822_time_ref[time_ref].nominal_incval;
201 }
202
203 static inline u64 ice_e822_pps_delay(enum ice_time_ref_freq time_ref)
204 {
205         return e822_time_ref[time_ref].pps_delay;
206 }
207
208 /* E822 Vernier calibration functions */
209 enum ice_status ice_ptp_set_vernier_wl(struct ice_hw *hw);
210 enum ice_status
211 ice_phy_get_speed_and_fec_e822(struct ice_hw *hw, u8 port,
212                                enum ice_ptp_link_spd *link_out,
213                                enum ice_ptp_fec_mode *fec_out);
214 void ice_phy_cfg_lane_e822(struct ice_hw *hw, u8 port);
215 enum ice_status
216 ice_stop_phy_timer_e822(struct ice_hw *hw, u8 port, bool soft_reset);
217 enum ice_status
218 ice_start_phy_timer_e822(struct ice_hw *hw, u8 port, bool bypass);
219 enum ice_status ice_phy_cfg_tx_offset_e822(struct ice_hw *hw, u8 port);
220 enum ice_status ice_phy_cfg_rx_offset_e822(struct ice_hw *hw, u8 port);
221
222 /* E810 family functions */
223 enum ice_status ice_ptp_init_phy_e810(struct ice_hw *hw);
224
225 #define PFTSYN_SEM_BYTES        4
226
227 #define ICE_PTP_CLOCK_INDEX_0   0x00
228 #define ICE_PTP_CLOCK_INDEX_1   0x01
229
230 /* PHY timer commands */
231 #define SEL_CPK_SRC     8
232 #define SEL_PHY_SRC     3
233
234 /* Time Sync command Definitions */
235 #define GLTSYN_CMD_INIT_TIME            BIT(0)
236 #define GLTSYN_CMD_INIT_INCVAL          BIT(1)
237 #define GLTSYN_CMD_INIT_TIME_INCVAL     (BIT(0) | BIT(1))
238 #define GLTSYN_CMD_ADJ_TIME             BIT(2)
239 #define GLTSYN_CMD_ADJ_INIT_TIME        (BIT(2) | BIT(3))
240 #define GLTSYN_CMD_READ_TIME            BIT(7)
241
242 /* PHY port Time Sync command definitions */
243 #define PHY_CMD_INIT_TIME               BIT(0)
244 #define PHY_CMD_INIT_INCVAL             BIT(1)
245 #define PHY_CMD_ADJ_TIME                (BIT(0) | BIT(1))
246 #define PHY_CMD_ADJ_TIME_AT_TIME        (BIT(0) | BIT(2))
247 #define PHY_CMD_READ_TIME               (BIT(0) | BIT(1) | BIT(2))
248
249 #define TS_CMD_MASK_E810                0xFF
250 #define TS_CMD_MASK                     0xF
251 #define SYNC_EXEC_CMD                   0x3
252
253 /* Macros to derive port low and high addresses on both quads */
254 #define P_Q0_L(a, p) ((((a) + (0x2000 * (p)))) & 0xFFFF)
255 #define P_Q0_H(a, p) ((((a) + (0x2000 * (p)))) >> 16)
256 #define P_Q1_L(a, p) ((((a) - (0x2000 * ((p) - ICE_PORTS_PER_QUAD)))) & 0xFFFF)
257 #define P_Q1_H(a, p) ((((a) - (0x2000 * ((p) - ICE_PORTS_PER_QUAD)))) >> 16)
258
259 /* PHY QUAD register base addresses */
260 #define Q_0_BASE                        0x94000
261 #define Q_1_BASE                        0x114000
262
263 /* Timestamp memory reset registers */
264 #define Q_REG_TS_CTRL                   0x618
265 #define Q_REG_TS_CTRL_S                 0
266 #define Q_REG_TS_CTRL_M                 BIT(0)
267
268 /* Timestamp availability status registers */
269 #define Q_REG_TX_MEMORY_STATUS_L        0xCF0
270 #define Q_REG_TX_MEMORY_STATUS_U        0xCF4
271
272 /* Tx FIFO status registers */
273 #define Q_REG_FIFO23_STATUS             0xCF8
274 #define Q_REG_FIFO01_STATUS             0xCFC
275 #define Q_REG_FIFO02_S                  0
276 #define Q_REG_FIFO02_M                  MAKEMASK(0x3FF, 0)
277 #define Q_REG_FIFO13_S                  10
278 #define Q_REG_FIFO13_M                  MAKEMASK(0x3FF, 10)
279
280 /* Interrupt control Config registers */
281 #define Q_REG_TX_MEM_GBL_CFG            0xC08
282 #define Q_REG_TX_MEM_GBL_CFG_LANE_TYPE_S        0
283 #define Q_REG_TX_MEM_GBL_CFG_LANE_TYPE_M        BIT(0)
284 #define Q_REG_TX_MEM_GBL_CFG_TX_TYPE_S  1
285 #define Q_REG_TX_MEM_GBL_CFG_TX_TYPE_M  MAKEMASK(0xFF, 1)
286 #define Q_REG_TX_MEM_GBL_CFG_INTR_THR_S 9
287 #define Q_REG_TX_MEM_GBL_CFG_INTR_THR_M MAKEMASK(0x3F, 9)
288 #define Q_REG_TX_MEM_GBL_CFG_INTR_ENA_S 15
289 #define Q_REG_TX_MEM_GBL_CFG_INTR_ENA_M BIT(15)
290
291 /* Tx Timestamp data registers */
292 #define Q_REG_TX_MEMORY_BANK_START      0xA00
293
294 /* PHY port register base addresses */
295 #define P_0_BASE                        0x80000
296 #define P_4_BASE                        0x106000
297
298 /* Timestamp init registers */
299 #define P_REG_RX_TIMER_INC_PRE_L        0x46C
300 #define P_REG_RX_TIMER_INC_PRE_U        0x470
301 #define P_REG_TX_TIMER_INC_PRE_L        0x44C
302 #define P_REG_TX_TIMER_INC_PRE_U        0x450
303
304 /* Timestamp match and adjust target registers */
305 #define P_REG_RX_TIMER_CNT_ADJ_L        0x474
306 #define P_REG_RX_TIMER_CNT_ADJ_U        0x478
307 #define P_REG_TX_TIMER_CNT_ADJ_L        0x454
308 #define P_REG_TX_TIMER_CNT_ADJ_U        0x458
309
310 /* Timestamp capture registers */
311 #define P_REG_RX_CAPTURE_L              0x4D8
312 #define P_REG_RX_CAPTURE_U              0x4DC
313 #define P_REG_TX_CAPTURE_L              0x4B4
314 #define P_REG_TX_CAPTURE_U              0x4B8
315
316 /* Timestamp PHY incval registers */
317 #define P_REG_TIMETUS_L                 0x410
318 #define P_REG_TIMETUS_U                 0x414
319
320 #define P_REG_40B_LOW_M                 0xFF
321 #define P_REG_40B_HIGH_S                8
322
323 /* PHY window length registers */
324 #define P_REG_WL                        0x40C
325
326 #define PTP_VERNIER_WL                  0x111ed
327
328 /* PHY start registers */
329 #define P_REG_PS                        0x408
330 #define P_REG_PS_START_S                0
331 #define P_REG_PS_START_M                BIT(0)
332 #define P_REG_PS_BYPASS_MODE_S          1
333 #define P_REG_PS_BYPASS_MODE_M          BIT(1)
334 #define P_REG_PS_ENA_CLK_S              2
335 #define P_REG_PS_ENA_CLK_M              BIT(2)
336 #define P_REG_PS_LOAD_OFFSET_S          3
337 #define P_REG_PS_LOAD_OFFSET_M          BIT(3)
338 #define P_REG_PS_SFT_RESET_S            11
339 #define P_REG_PS_SFT_RESET_M            BIT(11)
340
341 /* PHY offset valid registers */
342 #define P_REG_TX_OV_STATUS              0x4D4
343 #define P_REG_TX_OV_STATUS_OV_S         0
344 #define P_REG_TX_OV_STATUS_OV_M         BIT(0)
345 #define P_REG_RX_OV_STATUS              0x4F8
346 #define P_REG_RX_OV_STATUS_OV_S         0
347 #define P_REG_RX_OV_STATUS_OV_M         BIT(0)
348
349 /* PHY offset ready registers */
350 #define P_REG_TX_OR                     0x45C
351 #define P_REG_RX_OR                     0x47C
352
353 /* PHY total offset registers */
354 #define P_REG_TOTAL_RX_OFFSET_L         0x460
355 #define P_REG_TOTAL_RX_OFFSET_U         0x464
356 #define P_REG_TOTAL_TX_OFFSET_L         0x440
357 #define P_REG_TOTAL_TX_OFFSET_U         0x444
358
359 /* Timestamp PAR/PCS registers */
360 #define P_REG_UIX66_10G_40G_L           0x480
361 #define P_REG_UIX66_10G_40G_U           0x484
362 #define P_REG_UIX66_25G_100G_L          0x488
363 #define P_REG_UIX66_25G_100G_U          0x48C
364 #define P_REG_DESK_PAR_RX_TUS_L         0x490
365 #define P_REG_DESK_PAR_RX_TUS_U         0x494
366 #define P_REG_DESK_PAR_TX_TUS_L         0x498
367 #define P_REG_DESK_PAR_TX_TUS_U         0x49C
368 #define P_REG_DESK_PCS_RX_TUS_L         0x4A0
369 #define P_REG_DESK_PCS_RX_TUS_U         0x4A4
370 #define P_REG_DESK_PCS_TX_TUS_L         0x4A8
371 #define P_REG_DESK_PCS_TX_TUS_U         0x4AC
372 #define P_REG_PAR_RX_TUS_L              0x420
373 #define P_REG_PAR_RX_TUS_U              0x424
374 #define P_REG_PAR_TX_TUS_L              0x428
375 #define P_REG_PAR_TX_TUS_U              0x42C
376 #define P_REG_PCS_RX_TUS_L              0x430
377 #define P_REG_PCS_RX_TUS_U              0x434
378 #define P_REG_PCS_TX_TUS_L              0x438
379 #define P_REG_PCS_TX_TUS_U              0x43C
380 #define P_REG_PAR_RX_TIME_L             0x4F0
381 #define P_REG_PAR_RX_TIME_U             0x4F4
382 #define P_REG_PAR_TX_TIME_L             0x4CC
383 #define P_REG_PAR_TX_TIME_U             0x4D0
384 #define P_REG_PAR_PCS_RX_OFFSET_L       0x4E8
385 #define P_REG_PAR_PCS_RX_OFFSET_U       0x4EC
386 #define P_REG_PAR_PCS_TX_OFFSET_L       0x4C4
387 #define P_REG_PAR_PCS_TX_OFFSET_U       0x4C8
388 #define P_REG_LINK_SPEED                0x4FC
389 #define P_REG_LINK_SPEED_SERDES_S       0
390 #define P_REG_LINK_SPEED_SERDES_M       MAKEMASK(0x7, 0)
391 #define P_REG_LINK_SPEED_FEC_MODE_S     3
392 #define P_REG_LINK_SPEED_FEC_MODE_M     MAKEMASK(0x3, 3)
393 #define P_REG_LINK_SPEED_FEC_MODE(reg)                  \
394         (((reg) & P_REG_LINK_SPEED_FEC_MODE_M) >>       \
395          P_REG_LINK_SPEED_FEC_MODE_S)
396
397 /* PHY timestamp related registers */
398 #define P_REG_PMD_ALIGNMENT             0x0FC
399 #define P_REG_RX_80_TO_160_CNT          0x6FC
400 #define P_REG_RX_80_TO_160_CNT_RXCYC_S  0
401 #define P_REG_RX_80_TO_160_CNT_RXCYC_M  BIT(0)
402 #define P_REG_RX_40_TO_160_CNT          0x8FC
403 #define P_REG_RX_40_TO_160_CNT_RXCYC_S  0
404 #define P_REG_RX_40_TO_160_CNT_RXCYC_M  MAKEMASK(0x3, 0)
405
406 /* Rx FIFO status registers */
407 #define P_REG_RX_OV_FS                  0x4F8
408 #define P_REG_RX_OV_FS_FIFO_STATUS_S    2
409 #define P_REG_RX_OV_FS_FIFO_STATUS_M    MAKEMASK(0x3FF, 2)
410
411 /* Timestamp command registers */
412 #define P_REG_TX_TMR_CMD                0x448
413 #define P_REG_RX_TMR_CMD                0x468
414
415 /* E810 timesync enable register */
416 #define ETH_GLTSYN_ENA(_i)              (0x03000348 + ((_i) * 4))
417
418 /* E810 shadow init time registers */
419 #define ETH_GLTSYN_SHTIME_0(i)          (0x03000368 + ((i) * 32))
420 #define ETH_GLTSYN_SHTIME_L(i)          (0x0300036C + ((i) * 32))
421
422 /* E810 shadow time adjust registers */
423 #define ETH_GLTSYN_SHADJ_L(_i)          (0x03000378 + ((_i) * 32))
424 #define ETH_GLTSYN_SHADJ_H(_i)          (0x0300037C + ((_i) * 32))
425
426 /* E810 timer command register */
427 #define ETH_GLTSYN_CMD                  0x03000344
428
429 /* Source timer incval macros */
430 #define INCVAL_HIGH_M                   0xFF
431
432 /* Timestamp block macros */
433 #define TS_LOW_M                        0xFFFFFFFF
434 #define TS_HIGH_M                       0xFF
435 #define TS_HIGH_S                       32
436
437 #define TS_PHY_LOW_M                    0xFF
438 #define TS_PHY_HIGH_M                   0xFFFFFFFF
439 #define TS_PHY_HIGH_S                   8
440
441 #define BYTES_PER_IDX_ADDR_L_U          8
442 #define BYTES_PER_IDX_ADDR_L            4
443
444 /* Internal PHY timestamp address */
445 #define TS_L(a, idx) ((a) + ((idx) * BYTES_PER_IDX_ADDR_L_U))
446 #define TS_H(a, idx) ((a) + ((idx) * BYTES_PER_IDX_ADDR_L_U +           \
447                              BYTES_PER_IDX_ADDR_L))
448
449 /* External PHY timestamp address */
450 #define TS_EXT(a, port, idx) ((a) + (0x1000 * (port)) +                 \
451                                  ((idx) * BYTES_PER_IDX_ADDR_L_U))
452
453 #define LOW_TX_MEMORY_BANK_START        0x03090000
454 #define HIGH_TX_MEMORY_BANK_START       0x03090004
455
456 /* E810T PCA9575 IO controller registers */
457 #define ICE_PCA9575_P0_IN       0x0
458 #define ICE_PCA9575_P1_IN       0x1
459 #define ICE_PCA9575_P0_CFG      0x8
460 #define ICE_PCA9575_P1_CFG      0x9
461 #define ICE_PCA9575_P0_OUT      0xA
462 #define ICE_PCA9575_P1_OUT      0xB
463
464 /* E810T PCA9575 IO controller pin control */
465 #define ICE_E810T_P0_GNSS_PRSNT_N       BIT(4)
466 #define ICE_E810T_P1_SMA1_DIR_EN        BIT(4)
467 #define ICE_E810T_P1_SMA1_TX_EN         BIT(5)
468 #define ICE_E810T_P1_SMA2_UFL2_RX_DIS   BIT(3)
469 #define ICE_E810T_P1_SMA2_DIR_EN        BIT(6)
470 #define ICE_E810T_P1_SMA2_TX_EN         BIT(7)
471
472 #endif /* _ICE_PTP_HW_H_ */