net/ice/base: add reference count to tunnels
[dpdk.git] / drivers / net / ice / base / ice_type.h
1 /* SPDX-License-Identifier: BSD-3-Clause
2  * Copyright(c) 2001-2020
3  */
4
5 #ifndef _ICE_TYPE_H_
6 #define _ICE_TYPE_H_
7
8 #define ETH_ALEN        6
9
10 #define ETH_HEADER_LEN  14
11
12 #define BIT(a) (1UL << (a))
13 #define BIT_ULL(a) (1ULL << (a))
14
15 #define BITS_PER_BYTE   8
16
17 #define _FORCE_
18
19 #define ICE_BYTES_PER_WORD      2
20 #define ICE_BYTES_PER_DWORD     4
21 #define ICE_MAX_TRAFFIC_CLASS   8
22
23 /**
24  * ROUND_UP - round up to next arbitrary multiple (not a power of 2)
25  * @a: value to round up
26  * @b: arbitrary multiple
27  *
28  * Round up to the next multiple of the arbitrary b.
29  * Note, when b is a power of 2 use ICE_ALIGN() instead.
30  */
31 #define ROUND_UP(a, b)  ((b) * DIVIDE_AND_ROUND_UP((a), (b)))
32
33 #define MIN_T(_t, _a, _b)       min((_t)(_a), (_t)(_b))
34
35 #define IS_ASCII(_ch)   ((_ch) < 0x80)
36
37 #define ice_struct_size(ptr, field, num) \
38         (sizeof(*(ptr)) + sizeof(*(ptr)->field) * (num))
39
40 #include "ice_status.h"
41 #include "ice_hw_autogen.h"
42 #include "ice_devids.h"
43 #include "ice_osdep.h"
44 #include "ice_bitops.h" /* Must come before ice_controlq.h */
45 #include "ice_controlq.h"
46 #include "ice_lan_tx_rx.h"
47 #include "ice_flex_type.h"
48 #include "ice_protocol_type.h"
49
50 /**
51  * ice_is_pow2 - check if integer value is a power of 2
52  * @val: unsigned integer to be validated
53  */
54 static inline bool ice_is_pow2(u64 val)
55 {
56         return (val && !(val & (val - 1)));
57 }
58
59 /**
60  * ice_ilog2 - Calculates integer log base 2 of a number
61  * @n: number on which to perform operation
62  */
63 static inline int ice_ilog2(u64 n)
64 {
65         int i;
66
67         for (i = 63; i >= 0; i--)
68                 if (((u64)1 << i) & n)
69                         return i;
70
71         return -1;
72 }
73
74 static inline bool ice_is_tc_ena(ice_bitmap_t bitmap, u8 tc)
75 {
76         return ice_is_bit_set(&bitmap, tc);
77 }
78
79 #define DIV_64BIT(n, d) ((n) / (d))
80
81 static inline u64 round_up_64bit(u64 a, u32 b)
82 {
83         return DIV_64BIT(((a) + (b) / 2), (b));
84 }
85
86 static inline u32 ice_round_to_num(u32 N, u32 R)
87 {
88         return ((((N) % (R)) < ((R) / 2)) ? (((N) / (R)) * (R)) :
89                 ((((N) + (R) - 1) / (R)) * (R)));
90 }
91
92 /* Driver always calls main vsi_handle first */
93 #define ICE_MAIN_VSI_HANDLE             0
94
95 /* Switch from ms to the 1usec global time (this is the GTIME resolution) */
96 #define ICE_MS_TO_GTIME(time)           ((time) * 1000)
97
98 /* Data type manipulation macros. */
99 #define ICE_HI_DWORD(x)         ((u32)((((x) >> 16) >> 16) & 0xFFFFFFFF))
100 #define ICE_LO_DWORD(x)         ((u32)((x) & 0xFFFFFFFF))
101 #define ICE_HI_WORD(x)          ((u16)(((x) >> 16) & 0xFFFF))
102 #define ICE_LO_WORD(x)          ((u16)((x) & 0xFFFF))
103
104 /* debug masks - set these bits in hw->debug_mask to control output */
105 #define ICE_DBG_TRACE           BIT_ULL(0) /* for function-trace only */
106 #define ICE_DBG_INIT            BIT_ULL(1)
107 #define ICE_DBG_RELEASE         BIT_ULL(2)
108 #define ICE_DBG_FW_LOG          BIT_ULL(3)
109 #define ICE_DBG_LINK            BIT_ULL(4)
110 #define ICE_DBG_PHY             BIT_ULL(5)
111 #define ICE_DBG_QCTX            BIT_ULL(6)
112 #define ICE_DBG_NVM             BIT_ULL(7)
113 #define ICE_DBG_LAN             BIT_ULL(8)
114 #define ICE_DBG_FLOW            BIT_ULL(9)
115 #define ICE_DBG_DCB             BIT_ULL(10)
116 #define ICE_DBG_DIAG            BIT_ULL(11)
117 #define ICE_DBG_FD              BIT_ULL(12)
118 #define ICE_DBG_SW              BIT_ULL(13)
119 #define ICE_DBG_SCHED           BIT_ULL(14)
120
121 #define ICE_DBG_PKG             BIT_ULL(16)
122 #define ICE_DBG_RES             BIT_ULL(17)
123 #define ICE_DBG_ACL             BIT_ULL(18)
124 #define ICE_DBG_AQ_MSG          BIT_ULL(24)
125 #define ICE_DBG_AQ_DESC         BIT_ULL(25)
126 #define ICE_DBG_AQ_DESC_BUF     BIT_ULL(26)
127 #define ICE_DBG_AQ_CMD          BIT_ULL(27)
128 #define ICE_DBG_AQ              (ICE_DBG_AQ_MSG         | \
129                                  ICE_DBG_AQ_DESC        | \
130                                  ICE_DBG_AQ_DESC_BUF    | \
131                                  ICE_DBG_AQ_CMD)
132
133 #define ICE_DBG_USER            BIT_ULL(31)
134 #define ICE_DBG_ALL             0xFFFFFFFFFFFFFFFFULL
135
136 #define __ALWAYS_UNUSED
137
138 #define IS_ETHER_ADDR_EQUAL(addr1, addr2) \
139         (((bool)((((u16 *)(addr1))[0] == ((u16 *)(addr2))[0]))) && \
140          ((bool)((((u16 *)(addr1))[1] == ((u16 *)(addr2))[1]))) && \
141          ((bool)((((u16 *)(addr1))[2] == ((u16 *)(addr2))[2]))))
142
143 enum ice_aq_res_ids {
144         ICE_NVM_RES_ID = 1,
145         ICE_SPD_RES_ID,
146         ICE_CHANGE_LOCK_RES_ID,
147         ICE_GLOBAL_CFG_LOCK_RES_ID
148 };
149
150 /* FW update timeout definitions are in milliseconds */
151 #define ICE_NVM_TIMEOUT                 180000
152 #define ICE_CHANGE_LOCK_TIMEOUT         1000
153 #define ICE_GLOBAL_CFG_LOCK_TIMEOUT     3000
154
155 enum ice_aq_res_access_type {
156         ICE_RES_READ = 1,
157         ICE_RES_WRITE
158 };
159
160 struct ice_driver_ver {
161         u8 major_ver;
162         u8 minor_ver;
163         u8 build_ver;
164         u8 subbuild_ver;
165         u8 driver_string[32];
166 };
167
168 enum ice_fc_mode {
169         ICE_FC_NONE = 0,
170         ICE_FC_RX_PAUSE,
171         ICE_FC_TX_PAUSE,
172         ICE_FC_FULL,
173         ICE_FC_AUTO,
174         ICE_FC_PFC,
175         ICE_FC_DFLT
176 };
177
178 enum ice_phy_cache_mode {
179         ICE_FC_MODE = 0,
180         ICE_SPEED_MODE,
181         ICE_FEC_MODE
182 };
183
184 enum ice_fec_mode {
185         ICE_FEC_NONE = 0,
186         ICE_FEC_RS,
187         ICE_FEC_BASER,
188         ICE_FEC_AUTO
189 };
190
191 struct ice_phy_cache_mode_data {
192         union {
193                 enum ice_fec_mode curr_user_fec_req;
194                 enum ice_fc_mode curr_user_fc_req;
195                 u16 curr_user_speed_req;
196         } data;
197 };
198
199 enum ice_set_fc_aq_failures {
200         ICE_SET_FC_AQ_FAIL_NONE = 0,
201         ICE_SET_FC_AQ_FAIL_GET,
202         ICE_SET_FC_AQ_FAIL_SET,
203         ICE_SET_FC_AQ_FAIL_UPDATE
204 };
205
206 /* These are structs for managing the hardware information and the operations */
207 /* MAC types */
208 enum ice_mac_type {
209         ICE_MAC_UNKNOWN = 0,
210         ICE_MAC_E810,
211         ICE_MAC_GENERIC,
212 };
213
214 /* Media Types */
215 enum ice_media_type {
216         ICE_MEDIA_UNKNOWN = 0,
217         ICE_MEDIA_FIBER,
218         ICE_MEDIA_BASET,
219         ICE_MEDIA_BACKPLANE,
220         ICE_MEDIA_DA,
221 };
222
223 /* Software VSI types. */
224 enum ice_vsi_type {
225         ICE_VSI_PF = 0,
226         ICE_VSI_CTRL = 3,       /* equates to ICE_VSI_PF with 1 queue pair */
227         ICE_VSI_LB = 6,
228 };
229
230 struct ice_link_status {
231         /* Refer to ice_aq_phy_type for bits definition */
232         u64 phy_type_low;
233         u64 phy_type_high;
234         u8 topo_media_conflict;
235         u16 max_frame_size;
236         u16 link_speed;
237         u16 req_speeds;
238         u8 lse_ena;     /* Link Status Event notification */
239         u8 link_info;
240         u8 an_info;
241         u8 ext_info;
242         u8 fec_info;
243         u8 pacing;
244         /* Refer to #define from module_type[ICE_MODULE_TYPE_TOTAL_BYTE] of
245          * ice_aqc_get_phy_caps structure
246          */
247         u8 module_type[ICE_MODULE_TYPE_TOTAL_BYTE];
248 };
249
250 /* Different data queue types: These are mainly for SW consumption. */
251 enum ice_q {
252         ICE_DATA_Q_DOORBELL,
253         ICE_DATA_Q_CMPL,
254         ICE_DATA_Q_QUANTA,
255         ICE_DATA_Q_RX,
256         ICE_DATA_Q_TX,
257 };
258
259 /* Different reset sources for which a disable queue AQ call has to be made in
260  * order to clean the Tx scheduler as a part of the reset
261  */
262 enum ice_disq_rst_src {
263         ICE_NO_RESET = 0,
264         ICE_VM_RESET,
265 };
266
267 /* PHY info such as phy_type, etc... */
268 struct ice_phy_info {
269         struct ice_link_status link_info;
270         struct ice_link_status link_info_old;
271         u64 phy_type_low;
272         u64 phy_type_high;
273         enum ice_media_type media_type;
274         u8 get_link_info;
275         /* Please refer to struct ice_aqc_get_link_status_data to get
276          * detail of enable bit in curr_user_speed_req
277          */
278         u16 curr_user_speed_req;
279         enum ice_fec_mode curr_user_fec_req;
280         enum ice_fc_mode curr_user_fc_req;
281         struct ice_aqc_set_phy_cfg_data curr_user_phy_cfg;
282 };
283
284 #define ICE_MAX_NUM_MIRROR_RULES        64
285
286 /* protocol enumeration for filters */
287 enum ice_fltr_ptype {
288         /* NONE - used for undef/error */
289         ICE_FLTR_PTYPE_NONF_NONE = 0,
290         ICE_FLTR_PTYPE_NONF_IPV4_UDP,
291         ICE_FLTR_PTYPE_NONF_IPV4_TCP,
292         ICE_FLTR_PTYPE_NONF_IPV4_SCTP,
293         ICE_FLTR_PTYPE_NONF_IPV4_OTHER,
294         ICE_FLTR_PTYPE_NONF_IPV4_GTPU_IPV4_UDP,
295         ICE_FLTR_PTYPE_NONF_IPV4_GTPU_IPV4_TCP,
296         ICE_FLTR_PTYPE_NONF_IPV4_GTPU_IPV4_ICMP,
297         ICE_FLTR_PTYPE_NONF_IPV4_GTPU_IPV4_OTHER,
298         ICE_FLTR_PTYPE_FRAG_IPV4,
299         ICE_FLTR_PTYPE_NONF_IPV6_UDP,
300         ICE_FLTR_PTYPE_NONF_IPV6_TCP,
301         ICE_FLTR_PTYPE_NONF_IPV6_SCTP,
302         ICE_FLTR_PTYPE_NONF_IPV6_OTHER,
303         ICE_FLTR_PTYPE_MAX,
304 };
305
306 enum ice_fd_hw_seg {
307         ICE_FD_HW_SEG_NON_TUN = 0,
308         ICE_FD_HW_SEG_TUN,
309         ICE_FD_HW_SEG_MAX,
310 };
311
312 /* 2 VSI = 1 ICE_VSI_PF + 1 ICE_VSI_CTRL */
313 #define ICE_MAX_FDIR_VSI_PER_FILTER     2
314
315 struct ice_fd_hw_prof {
316         struct ice_flow_seg_info *fdir_seg[ICE_FD_HW_SEG_MAX];
317         int cnt;
318         u64 entry_h[ICE_MAX_FDIR_VSI_PER_FILTER][ICE_FD_HW_SEG_MAX];
319         u16 vsi_h[ICE_MAX_FDIR_VSI_PER_FILTER];
320 };
321
322 /* Common HW capabilities for SW use */
323 struct ice_hw_common_caps {
324         /* Write CSR protection */
325         u64 wr_csr_prot;
326         u32 switching_mode;
327         /* switching mode supported - EVB switching (including cloud) */
328 #define ICE_NVM_IMAGE_TYPE_EVB          0x0
329
330         /* Manageablity mode & supported protocols over MCTP */
331         u32 mgmt_mode;
332 #define ICE_MGMT_MODE_PASS_THRU_MODE_M          0xF
333 #define ICE_MGMT_MODE_CTL_INTERFACE_M           0xF0
334 #define ICE_MGMT_MODE_REDIR_SB_INTERFACE_M      0xF00
335
336         u32 mgmt_protocols_mctp;
337 #define ICE_MGMT_MODE_PROTO_RSVD        BIT(0)
338 #define ICE_MGMT_MODE_PROTO_PLDM        BIT(1)
339 #define ICE_MGMT_MODE_PROTO_OEM         BIT(2)
340 #define ICE_MGMT_MODE_PROTO_NC_SI       BIT(3)
341
342         u32 os2bmc;
343         u32 valid_functions;
344         /* DCB capabilities */
345         u32 active_tc_bitmap;
346         u32 maxtc;
347
348         /* RSS related capabilities */
349         u32 rss_table_size;             /* 512 for PFs and 64 for VFs */
350         u32 rss_table_entry_width;      /* RSS Entry width in bits */
351
352         /* Tx/Rx queues */
353         u32 num_rxq;                    /* Number/Total Rx queues */
354         u32 rxq_first_id;               /* First queue ID for Rx queues */
355         u32 num_txq;                    /* Number/Total Tx queues */
356         u32 txq_first_id;               /* First queue ID for Tx queues */
357
358         /* MSI-X vectors */
359         u32 num_msix_vectors;
360         u32 msix_vector_first_id;
361
362         /* Max MTU for function or device */
363         u32 max_mtu;
364
365         /* WOL related */
366         u32 num_wol_proxy_fltr;
367         u32 wol_proxy_vsi_seid;
368
369         /* LED/SDP pin count */
370         u32 led_pin_num;
371         u32 sdp_pin_num;
372
373         /* LED/SDP - Supports up to 12 LED pins and 8 SDP signals */
374 #define ICE_MAX_SUPPORTED_GPIO_LED      12
375 #define ICE_MAX_SUPPORTED_GPIO_SDP      8
376         u8 led[ICE_MAX_SUPPORTED_GPIO_LED];
377         u8 sdp[ICE_MAX_SUPPORTED_GPIO_SDP];
378
379         /* EVB capabilities */
380         u8 evb_802_1_qbg;               /* Edge Virtual Bridging */
381         u8 evb_802_1_qbh;               /* Bridge Port Extension */
382
383         u8 dcb;
384         u8 iscsi;
385         u8 mgmt_cem;
386
387         /* WoL and APM support */
388 #define ICE_WOL_SUPPORT_M               BIT(0)
389 #define ICE_ACPI_PROG_MTHD_M            BIT(1)
390 #define ICE_PROXY_SUPPORT_M             BIT(2)
391         u8 apm_wol_support;
392         u8 acpi_prog_mthd;
393         u8 proxy_support;
394         bool nvm_unified_update;
395 #define ICE_NVM_MGMT_UNIFIED_UPD_SUPPORT        BIT(3)
396 };
397
398 /* Function specific capabilities */
399 struct ice_hw_func_caps {
400         struct ice_hw_common_caps common_cap;
401         u32 guar_num_vsi;
402         u32 fd_fltr_guar;               /* Number of filters guaranteed */
403         u32 fd_fltr_best_effort;        /* Number of best effort filters */
404 };
405
406 /* Device wide capabilities */
407 struct ice_hw_dev_caps {
408         struct ice_hw_common_caps common_cap;
409         u32 num_vsi_allocd_to_host;     /* Excluding EMP VSI */
410         u32 num_flow_director_fltr;     /* Number of FD filters available */
411         u32 num_funcs;
412 };
413
414 /* Information about MAC such as address, etc... */
415 struct ice_mac_info {
416         u8 lan_addr[ETH_ALEN];
417         u8 perm_addr[ETH_ALEN];
418         u8 port_addr[ETH_ALEN];
419         u8 wol_addr[ETH_ALEN];
420 };
421
422 /* PCI bus types */
423 enum ice_bus_type {
424         ice_bus_unknown = 0,
425         ice_bus_pci_express,
426         ice_bus_embedded, /* Is device Embedded versus card */
427         ice_bus_reserved
428 };
429
430 /* PCI bus speeds */
431 enum ice_pcie_bus_speed {
432         ice_pcie_speed_unknown  = 0xff,
433         ice_pcie_speed_2_5GT    = 0x14,
434         ice_pcie_speed_5_0GT    = 0x15,
435         ice_pcie_speed_8_0GT    = 0x16,
436         ice_pcie_speed_16_0GT   = 0x17
437 };
438
439 /* PCI bus widths */
440 enum ice_pcie_link_width {
441         ice_pcie_lnk_width_resrv        = 0x00,
442         ice_pcie_lnk_x1                 = 0x01,
443         ice_pcie_lnk_x2                 = 0x02,
444         ice_pcie_lnk_x4                 = 0x04,
445         ice_pcie_lnk_x8                 = 0x08,
446         ice_pcie_lnk_x12                = 0x0C,
447         ice_pcie_lnk_x16                = 0x10,
448         ice_pcie_lnk_x32                = 0x20,
449         ice_pcie_lnk_width_unknown      = 0xff,
450 };
451
452 /* Reset types used to determine which kind of reset was requested. These
453  * defines match what the RESET_TYPE field of the GLGEN_RSTAT register.
454  * ICE_RESET_PFR does not match any RESET_TYPE field in the GLGEN_RSTAT register
455  * because its reset source is different than the other types listed.
456  */
457 enum ice_reset_req {
458         ICE_RESET_POR   = 0,
459         ICE_RESET_INVAL = 0,
460         ICE_RESET_CORER = 1,
461         ICE_RESET_GLOBR = 2,
462         ICE_RESET_EMPR  = 3,
463         ICE_RESET_PFR   = 4,
464 };
465
466 /* Bus parameters */
467 struct ice_bus_info {
468         enum ice_pcie_bus_speed speed;
469         enum ice_pcie_link_width width;
470         enum ice_bus_type type;
471         u16 domain_num;
472         u16 device;
473         u8 func;
474         u8 bus_num;
475 };
476
477 /* Flow control (FC) parameters */
478 struct ice_fc_info {
479         enum ice_fc_mode current_mode;  /* FC mode in effect */
480         enum ice_fc_mode req_mode;      /* FC mode requested by caller */
481 };
482
483 /* Option ROM version information */
484 struct ice_orom_info {
485         u8 major;                       /* Major version of OROM */
486         u8 patch;                       /* Patch version of OROM */
487         u16 build;                      /* Build version of OROM */
488 };
489
490 /* NVM Information */
491 struct ice_nvm_info {
492         struct ice_orom_info orom;      /* Option ROM version info */
493         u32 eetrack;                    /* NVM data version */
494         u16 sr_words;                   /* Shadow RAM size in words */
495         u32 flash_size;                 /* Size of available flash in bytes */
496         u8 major_ver;                   /* major version of dev starter */
497         u8 minor_ver;                   /* minor version of dev starter */
498         u8 blank_nvm_mode;              /* is NVM empty (no FW present)*/
499 };
500
501 struct ice_link_default_override_tlv {
502         u8 options;
503 #define ICE_LINK_OVERRIDE_OPT_M         0x3F
504 #define ICE_LINK_OVERRIDE_STRICT_MODE   BIT(0)
505 #define ICE_LINK_OVERRIDE_EPCT_DIS      BIT(1)
506 #define ICE_LINK_OVERRIDE_PORT_DIS      BIT(2)
507 #define ICE_LINK_OVERRIDE_EN            BIT(3)
508 #define ICE_LINK_OVERRIDE_AUTO_LINK_DIS BIT(4)
509 #define ICE_LINK_OVERRIDE_EEE_EN        BIT(5)
510         u8 phy_config;
511 #define ICE_LINK_OVERRIDE_PHY_CFG_S     8
512 #define ICE_LINK_OVERRIDE_PHY_CFG_M     (0xC3 << ICE_LINK_OVERRIDE_PHY_CFG_S)
513 #define ICE_LINK_OVERRIDE_PAUSE_M       0x3
514 #define ICE_LINK_OVERRIDE_LESM_EN       BIT(6)
515 #define ICE_LINK_OVERRIDE_AUTO_FEC_EN   BIT(7)
516         u8 fec_options;
517 #define ICE_LINK_OVERRIDE_FEC_OPT_M     0xFF
518         u8 rsvd1;
519         u64 phy_type_low;
520         u64 phy_type_high;
521 };
522
523 #define ICE_NVM_VER_LEN 32
524
525 /* Max number of port to queue branches w.r.t topology */
526 #define ICE_TXSCHED_MAX_BRANCHES ICE_MAX_TRAFFIC_CLASS
527
528 #define ice_for_each_traffic_class(_i)  \
529         for ((_i) = 0; (_i) < ICE_MAX_TRAFFIC_CLASS; (_i)++)
530
531 /* ICE_DFLT_AGG_ID means that all new VM(s)/VSI node connects
532  * to driver defined policy for default aggregator
533  */
534 #define ICE_INVAL_TEID 0xFFFFFFFF
535 #define ICE_DFLT_AGG_ID 0
536
537 struct ice_sched_node {
538         struct ice_sched_node *parent;
539         struct ice_sched_node *sibling; /* next sibling in the same layer */
540         struct ice_sched_node **children;
541         struct ice_aqc_txsched_elem_data info;
542         u32 agg_id;                     /* aggregator group ID */
543         u16 vsi_handle;
544         u8 in_use;                      /* suspended or in use */
545         u8 tx_sched_layer;              /* Logical Layer (1-9) */
546         u8 num_children;
547         u8 tc_num;
548         u8 owner;
549 #define ICE_SCHED_NODE_OWNER_LAN        0
550 #define ICE_SCHED_NODE_OWNER_AE         1
551 #define ICE_SCHED_NODE_OWNER_RDMA       2
552 };
553
554 /* Access Macros for Tx Sched Elements data */
555 #define ICE_TXSCHED_GET_NODE_TEID(x) LE32_TO_CPU((x)->info.node_teid)
556 #define ICE_TXSCHED_GET_PARENT_TEID(x) LE32_TO_CPU((x)->info.parent_teid)
557 #define ICE_TXSCHED_GET_CIR_RL_ID(x)    \
558         LE16_TO_CPU((x)->info.cir_bw.bw_profile_idx)
559 #define ICE_TXSCHED_GET_EIR_RL_ID(x)    \
560         LE16_TO_CPU((x)->info.eir_bw.bw_profile_idx)
561 #define ICE_TXSCHED_GET_SRL_ID(x) LE16_TO_CPU((x)->info.srl_id)
562 #define ICE_TXSCHED_GET_CIR_BWALLOC(x)  \
563         LE16_TO_CPU((x)->info.cir_bw.bw_alloc)
564 #define ICE_TXSCHED_GET_EIR_BWALLOC(x)  \
565         LE16_TO_CPU((x)->info.eir_bw.bw_alloc)
566
567 struct ice_sched_rl_profile {
568         u32 rate; /* In Kbps */
569         struct ice_aqc_rl_profile_elem info;
570 };
571
572 /* The aggregator type determines if identifier is for a VSI group,
573  * aggregator group, aggregator of queues, or queue group.
574  */
575 enum ice_agg_type {
576         ICE_AGG_TYPE_UNKNOWN = 0,
577         ICE_AGG_TYPE_TC,
578         ICE_AGG_TYPE_AGG, /* aggregator */
579         ICE_AGG_TYPE_VSI,
580         ICE_AGG_TYPE_QG,
581         ICE_AGG_TYPE_Q
582 };
583
584 /* Rate limit types */
585 enum ice_rl_type {
586         ICE_UNKNOWN_BW = 0,
587         ICE_MIN_BW,             /* for CIR profile */
588         ICE_MAX_BW,             /* for EIR profile */
589         ICE_SHARED_BW           /* for shared profile */
590 };
591
592 #define ICE_SCHED_MIN_BW                500             /* in Kbps */
593 #define ICE_SCHED_MAX_BW                100000000       /* in Kbps */
594 #define ICE_SCHED_DFLT_BW               0xFFFFFFFF      /* unlimited */
595 #define ICE_SCHED_NO_PRIORITY           0
596 #define ICE_SCHED_NO_BW_WT              0
597 #define ICE_SCHED_DFLT_RL_PROF_ID       0
598 #define ICE_SCHED_NO_SHARED_RL_PROF_ID  0xFFFF
599 #define ICE_SCHED_DFLT_BW_WT            1
600 #define ICE_SCHED_INVAL_PROF_ID         0xFFFF
601 #define ICE_SCHED_DFLT_BURST_SIZE       (15 * 1024)     /* in bytes (15k) */
602
603 /* Access Macros for Tx Sched RL Profile data */
604 #define ICE_TXSCHED_GET_RL_PROF_ID(p) LE16_TO_CPU((p)->info.profile_id)
605 #define ICE_TXSCHED_GET_RL_MBS(p) LE16_TO_CPU((p)->info.max_burst_size)
606 #define ICE_TXSCHED_GET_RL_MULTIPLIER(p) LE16_TO_CPU((p)->info.rl_multiply)
607 #define ICE_TXSCHED_GET_RL_WAKEUP_MV(p) LE16_TO_CPU((p)->info.wake_up_calc)
608 #define ICE_TXSCHED_GET_RL_ENCODE(p) LE16_TO_CPU((p)->info.rl_encode)
609
610 /* The following tree example shows the naming conventions followed under
611  * ice_port_info struct for default scheduler tree topology.
612  *
613  *                 A tree on a port
614  *                       *                ---> root node
615  *        (TC0)/  /  /  / \  \  \  \(TC7) ---> num_branches (range:1- 8)
616  *            *  *  *  *   *  *  *  *     |
617  *           /                            |
618  *          *                             |
619  *         /                              |-> num_elements (range:1 - 9)
620  *        *                               |   implies num_of_layers
621  *       /                                |
622  *   (a)*                                 |
623  *
624  *  (a) is the last_node_teid(not of type Leaf). A leaf node is created under
625  *  (a) as child node where queues get added, add Tx/Rx queue admin commands;
626  *  need TEID of (a) to add queues.
627  *
628  *  This tree
629  *       -> has 8 branches (one for each TC)
630  *       -> First branch (TC0) has 4 elements
631  *       -> has 4 layers
632  *       -> (a) is the topmost layer node created by firmware on branch 0
633  *
634  *  Note: Above asterisk tree covers only basic terminology and scenario.
635  *  Refer to the documentation for more info.
636  */
637
638  /* Data structure for saving BW information */
639 enum ice_bw_type {
640         ICE_BW_TYPE_PRIO,
641         ICE_BW_TYPE_CIR,
642         ICE_BW_TYPE_CIR_WT,
643         ICE_BW_TYPE_EIR,
644         ICE_BW_TYPE_EIR_WT,
645         ICE_BW_TYPE_SHARED,
646         ICE_BW_TYPE_CNT         /* This must be last */
647 };
648
649 struct ice_bw {
650         u32 bw;
651         u16 bw_alloc;
652 };
653
654 struct ice_bw_type_info {
655         ice_declare_bitmap(bw_t_bitmap, ICE_BW_TYPE_CNT);
656         u8 generic;
657         struct ice_bw cir_bw;
658         struct ice_bw eir_bw;
659         u32 shared_bw;
660 };
661
662 /* VSI queue context structure for given TC */
663 struct ice_q_ctx {
664         u16  q_handle;
665         u32  q_teid;
666         /* bw_t_info saves queue BW information */
667         struct ice_bw_type_info bw_t_info;
668 };
669
670 /* VSI type list entry to locate corresponding VSI/aggregator nodes */
671 struct ice_sched_vsi_info {
672         struct ice_sched_node *vsi_node[ICE_MAX_TRAFFIC_CLASS];
673         struct ice_sched_node *ag_node[ICE_MAX_TRAFFIC_CLASS];
674         u16 max_lanq[ICE_MAX_TRAFFIC_CLASS];
675         /* bw_t_info saves VSI BW information */
676         struct ice_bw_type_info bw_t_info[ICE_MAX_TRAFFIC_CLASS];
677 };
678
679 /* CEE or IEEE 802.1Qaz ETS Configuration data */
680 struct ice_dcb_ets_cfg {
681         u8 willing;
682         u8 cbs;
683         u8 maxtcs;
684         u8 prio_table[ICE_MAX_TRAFFIC_CLASS];
685         u8 tcbwtable[ICE_MAX_TRAFFIC_CLASS];
686         u8 tsatable[ICE_MAX_TRAFFIC_CLASS];
687 };
688
689 /* CEE or IEEE 802.1Qaz PFC Configuration data */
690 struct ice_dcb_pfc_cfg {
691         u8 willing;
692         u8 mbc;
693         u8 pfccap;
694         u8 pfcena;
695 };
696
697 /* CEE or IEEE 802.1Qaz Application Priority data */
698 struct ice_dcb_app_priority_table {
699         u16 prot_id;
700         u8 priority;
701         u8 selector;
702 };
703
704 #define ICE_MAX_USER_PRIORITY   8
705 #define ICE_DCBX_MAX_APPS       32
706 #define ICE_LLDPDU_SIZE         1500
707 #define ICE_TLV_STATUS_OPER     0x1
708 #define ICE_TLV_STATUS_SYNC     0x2
709 #define ICE_TLV_STATUS_ERR      0x4
710 #define ICE_APP_PROT_ID_FCOE    0x8906
711 #define ICE_APP_PROT_ID_ISCSI   0x0cbc
712 #define ICE_APP_PROT_ID_FIP     0x8914
713 #define ICE_APP_SEL_ETHTYPE     0x1
714 #define ICE_APP_SEL_TCPIP       0x2
715 #define ICE_CEE_APP_SEL_ETHTYPE 0x0
716 #define ICE_CEE_APP_SEL_TCPIP   0x1
717
718 struct ice_dcbx_cfg {
719         u32 numapps;
720         u32 tlv_status; /* CEE mode TLV status */
721         struct ice_dcb_ets_cfg etscfg;
722         struct ice_dcb_ets_cfg etsrec;
723         struct ice_dcb_pfc_cfg pfc;
724         struct ice_dcb_app_priority_table app[ICE_DCBX_MAX_APPS];
725         u8 dcbx_mode;
726 #define ICE_DCBX_MODE_CEE       0x1
727 #define ICE_DCBX_MODE_IEEE      0x2
728         u8 app_mode;
729 #define ICE_DCBX_APPS_NON_WILLING       0x1
730 };
731
732 struct ice_port_info {
733         struct ice_sched_node *root;    /* Root Node per Port */
734         struct ice_hw *hw;              /* back pointer to HW instance */
735         u32 last_node_teid;             /* scheduler last node info */
736         u16 sw_id;                      /* Initial switch ID belongs to port */
737         u16 pf_vf_num;
738         u8 port_state;
739 #define ICE_SCHED_PORT_STATE_INIT       0x0
740 #define ICE_SCHED_PORT_STATE_READY      0x1
741         u8 lport;
742 #define ICE_LPORT_MASK                  0xff
743         u16 dflt_tx_vsi_rule_id;
744         u16 dflt_tx_vsi_num;
745         u16 dflt_rx_vsi_rule_id;
746         u16 dflt_rx_vsi_num;
747         struct ice_fc_info fc;
748         struct ice_mac_info mac;
749         struct ice_phy_info phy;
750         struct ice_lock sched_lock;     /* protect access to TXSched tree */
751         struct ice_sched_node *
752                 sib_head[ICE_MAX_TRAFFIC_CLASS][ICE_AQC_TOPO_MAX_LEVEL_NUM];
753         /* List contain profile ID(s) and other params per layer */
754         struct LIST_HEAD_TYPE rl_prof_list[ICE_AQC_TOPO_MAX_LEVEL_NUM];
755         struct ice_bw_type_info tc_node_bw_t_info[ICE_MAX_TRAFFIC_CLASS];
756         struct ice_dcbx_cfg local_dcbx_cfg;     /* Oper/Local Cfg */
757         /* DCBX info */
758         struct ice_dcbx_cfg remote_dcbx_cfg;    /* Peer Cfg */
759         struct ice_dcbx_cfg desired_dcbx_cfg;   /* CEE Desired Cfg */
760         /* LLDP/DCBX Status */
761         u8 dcbx_status:3;               /* see ICE_DCBX_STATUS_DIS */
762         u8 is_sw_lldp:1;
763         u8 is_vf:1;
764 };
765
766 struct ice_switch_info {
767         struct LIST_HEAD_TYPE vsi_list_map_head;
768         struct ice_sw_recipe *recp_list;
769         u16 prof_res_bm_init;
770
771         ice_declare_bitmap(prof_res_bm[ICE_MAX_NUM_PROFILES], ICE_MAX_FV_WORDS);
772 };
773
774 /* Port hardware description */
775 struct ice_hw {
776         u8 *hw_addr;
777         void *back;
778         struct ice_aqc_layer_props *layer_info;
779         struct ice_port_info *port_info;
780         /* 2D Array for each Tx Sched RL Profile type */
781         struct ice_sched_rl_profile **cir_profiles;
782         struct ice_sched_rl_profile **eir_profiles;
783         struct ice_sched_rl_profile **srl_profiles;
784         /* PSM clock frequency for calculating RL profile params */
785         u32 psm_clk_freq;
786         u64 debug_mask;         /* BITMAP for debug mask */
787         enum ice_mac_type mac_type;
788
789         u16 fd_ctr_base;        /* FD counter base index */
790         /* pci info */
791         u16 device_id;
792         u16 vendor_id;
793         u16 subsystem_device_id;
794         u16 subsystem_vendor_id;
795         u8 revision_id;
796
797         u8 pf_id;               /* device profile info */
798
799         u16 max_burst_size;     /* driver sets this value */
800
801         /* Tx Scheduler values */
802         u8 num_tx_sched_layers;
803         u8 num_tx_sched_phys_layers;
804         u8 flattened_layers;
805         u8 max_cgds;
806         u8 sw_entry_point_layer;
807         u16 max_children[ICE_AQC_TOPO_MAX_LEVEL_NUM];
808         struct LIST_HEAD_TYPE agg_list; /* lists all aggregator */
809         struct ice_vsi_ctx *vsi_ctx[ICE_MAX_VSI];
810         u8 evb_veb;             /* true for VEB, false for VEPA */
811         u8 reset_ongoing;       /* true if HW is in reset, false otherwise */
812         struct ice_bus_info bus;
813         struct ice_nvm_info nvm;
814         struct ice_hw_dev_caps dev_caps;        /* device capabilities */
815         struct ice_hw_func_caps func_caps;      /* function capabilities */
816
817         struct ice_switch_info *switch_info;    /* switch filter lists */
818
819         /* Control Queue info */
820         struct ice_ctl_q_info adminq;
821         struct ice_ctl_q_info mailboxq;
822         /* Additional function to send AdminQ command */
823         int (*aq_send_cmd_fn)(void *param, struct ice_aq_desc *desc,
824                               void *buf, u16 buf_size);
825         void *aq_send_cmd_param;
826         u8 dcf_enabled;         /* Device Config Function */
827
828         u8 api_branch;          /* API branch version */
829         u8 api_maj_ver;         /* API major version */
830         u8 api_min_ver;         /* API minor version */
831         u8 api_patch;           /* API patch version */
832         u8 fw_branch;           /* firmware branch version */
833         u8 fw_maj_ver;          /* firmware major version */
834         u8 fw_min_ver;          /* firmware minor version */
835         u8 fw_patch;            /* firmware patch version */
836         u32 fw_build;           /* firmware build number */
837
838 /* Device max aggregate bandwidths corresponding to the GL_PWR_MODE_CTL
839  * register. Used for determining the ITR/INTRL granularity during
840  * initialization.
841  */
842 #define ICE_MAX_AGG_BW_200G     0x0
843 #define ICE_MAX_AGG_BW_100G     0X1
844 #define ICE_MAX_AGG_BW_50G      0x2
845 #define ICE_MAX_AGG_BW_25G      0x3
846         /* ITR granularity for different speeds */
847 #define ICE_ITR_GRAN_ABOVE_25   2
848 #define ICE_ITR_GRAN_MAX_25     4
849         /* ITR granularity in 1 us */
850         u8 itr_gran;
851         /* INTRL granularity for different speeds */
852 #define ICE_INTRL_GRAN_ABOVE_25 4
853 #define ICE_INTRL_GRAN_MAX_25   8
854         /* INTRL granularity in 1 us */
855         u8 intrl_gran;
856
857         u8 ucast_shared;        /* true if VSIs can share unicast addr */
858
859 #define ICE_PHY_PER_NAC         1
860 #define ICE_MAX_QUAD            2
861 #define ICE_NUM_QUAD_TYPE       2
862 #define ICE_PORTS_PER_QUAD      4
863 #define ICE_PHY_0_LAST_QUAD     1
864 #define ICE_PORTS_PER_PHY       8
865 #define ICE_NUM_EXTERNAL_PORTS          ICE_PORTS_PER_PHY
866
867         /* Active package version (currently active) */
868         struct ice_pkg_ver active_pkg_ver;
869         u32 active_track_id;
870         u8 active_pkg_name[ICE_PKG_NAME_SIZE];
871         u8 active_pkg_in_nvm;
872
873         enum ice_aq_err pkg_dwnld_status;
874
875         /* Driver's package ver - (from the Metadata seg) */
876         struct ice_pkg_ver pkg_ver;
877         u8 pkg_name[ICE_PKG_NAME_SIZE];
878
879         /* Driver's Ice package version (from the Ice seg) */
880         struct ice_pkg_ver ice_pkg_ver;
881         u8 ice_pkg_name[ICE_PKG_NAME_SIZE];
882
883         /* Pointer to the ice segment */
884         struct ice_seg *seg;
885
886         /* Pointer to allocated copy of pkg memory */
887         u8 *pkg_copy;
888         u32 pkg_size;
889
890         /* tunneling info */
891         struct ice_lock tnl_lock;
892         struct ice_tunnel_table tnl;
893
894         struct ice_acl_tbl *acl_tbl;
895         struct ice_fd_hw_prof **acl_prof;
896         u16 acl_fltr_cnt[ICE_FLTR_PTYPE_MAX];
897         /* HW block tables */
898         struct ice_blk_info blk[ICE_BLK_COUNT];
899         struct ice_lock fl_profs_locks[ICE_BLK_COUNT];  /* lock fltr profiles */
900         struct LIST_HEAD_TYPE fl_profs[ICE_BLK_COUNT];
901         /* Flow Director filter info */
902         int fdir_active_fltr;
903
904         struct ice_lock fdir_fltr_lock; /* protect Flow Director */
905         struct LIST_HEAD_TYPE fdir_list_head;
906
907         /* Book-keeping of side-band filter count per flow-type.
908          * This is used to detect and handle input set changes for
909          * respective flow-type.
910          */
911         u16 fdir_fltr_cnt[ICE_FLTR_PTYPE_MAX];
912
913         struct ice_fd_hw_prof **fdir_prof;
914         ice_declare_bitmap(fdir_perfect_fltr, ICE_FLTR_PTYPE_MAX);
915         struct ice_lock rss_locks;      /* protect RSS configuration */
916         struct LIST_HEAD_TYPE rss_list_head;
917 };
918
919 /* Statistics collected by each port, VSI, VEB, and S-channel */
920 struct ice_eth_stats {
921         u64 rx_bytes;                   /* gorc */
922         u64 rx_unicast;                 /* uprc */
923         u64 rx_multicast;               /* mprc */
924         u64 rx_broadcast;               /* bprc */
925         u64 rx_discards;                /* rdpc */
926         u64 rx_unknown_protocol;        /* rupp */
927         u64 tx_bytes;                   /* gotc */
928         u64 tx_unicast;                 /* uptc */
929         u64 tx_multicast;               /* mptc */
930         u64 tx_broadcast;               /* bptc */
931         u64 tx_discards;                /* tdpc */
932         u64 tx_errors;                  /* tepc */
933         u64 rx_no_desc;                 /* repc */
934         u64 rx_errors;                  /* repc */
935 };
936
937 #define ICE_MAX_UP      8
938
939 /* Statistics collected per VEB per User Priority (UP) for up to 8 UPs */
940 struct ice_veb_up_stats {
941         u64 up_rx_pkts[ICE_MAX_UP];
942         u64 up_rx_bytes[ICE_MAX_UP];
943         u64 up_tx_pkts[ICE_MAX_UP];
944         u64 up_tx_bytes[ICE_MAX_UP];
945 };
946
947 /* Statistics collected by the MAC */
948 struct ice_hw_port_stats {
949         /* eth stats collected by the port */
950         struct ice_eth_stats eth;
951         /* additional port specific stats */
952         u64 tx_dropped_link_down;       /* tdold */
953         u64 crc_errors;                 /* crcerrs */
954         u64 illegal_bytes;              /* illerrc */
955         u64 error_bytes;                /* errbc */
956         u64 mac_local_faults;           /* mlfc */
957         u64 mac_remote_faults;          /* mrfc */
958         u64 rx_len_errors;              /* rlec */
959         u64 link_xon_rx;                /* lxonrxc */
960         u64 link_xoff_rx;               /* lxoffrxc */
961         u64 link_xon_tx;                /* lxontxc */
962         u64 link_xoff_tx;               /* lxofftxc */
963         u64 priority_xon_rx[8];         /* pxonrxc[8] */
964         u64 priority_xoff_rx[8];        /* pxoffrxc[8] */
965         u64 priority_xon_tx[8];         /* pxontxc[8] */
966         u64 priority_xoff_tx[8];        /* pxofftxc[8] */
967         u64 priority_xon_2_xoff[8];     /* pxon2offc[8] */
968         u64 rx_size_64;                 /* prc64 */
969         u64 rx_size_127;                /* prc127 */
970         u64 rx_size_255;                /* prc255 */
971         u64 rx_size_511;                /* prc511 */
972         u64 rx_size_1023;               /* prc1023 */
973         u64 rx_size_1522;               /* prc1522 */
974         u64 rx_size_big;                /* prc9522 */
975         u64 rx_undersize;               /* ruc */
976         u64 rx_fragments;               /* rfc */
977         u64 rx_oversize;                /* roc */
978         u64 rx_jabber;                  /* rjc */
979         u64 tx_size_64;                 /* ptc64 */
980         u64 tx_size_127;                /* ptc127 */
981         u64 tx_size_255;                /* ptc255 */
982         u64 tx_size_511;                /* ptc511 */
983         u64 tx_size_1023;               /* ptc1023 */
984         u64 tx_size_1522;               /* ptc1522 */
985         u64 tx_size_big;                /* ptc9522 */
986         u64 mac_short_pkt_dropped;      /* mspdc */
987         /* flow director stats */
988         u32 fd_sb_status;
989         u64 fd_sb_match;
990 };
991
992 enum ice_sw_fwd_act_type {
993         ICE_FWD_TO_VSI = 0,
994         ICE_FWD_TO_VSI_LIST, /* Do not use this when adding filter */
995         ICE_FWD_TO_Q,
996         ICE_FWD_TO_QGRP,
997         ICE_DROP_PACKET,
998         ICE_INVAL_ACT
999 };
1000
1001 /* Checksum and Shadow RAM pointers */
1002 #define ICE_SR_NVM_CTRL_WORD                    0x00
1003 #define ICE_SR_PHY_ANALOG_PTR                   0x04
1004 #define ICE_SR_OPTION_ROM_PTR                   0x05
1005 #define ICE_SR_RO_PCIR_REGS_AUTO_LOAD_PTR       0x06
1006 #define ICE_SR_AUTO_GENERATED_POINTERS_PTR      0x07
1007 #define ICE_SR_PCIR_REGS_AUTO_LOAD_PTR          0x08
1008 #define ICE_SR_EMP_GLOBAL_MODULE_PTR            0x09
1009 #define ICE_SR_EMP_IMAGE_PTR                    0x0B
1010 #define ICE_SR_PE_IMAGE_PTR                     0x0C
1011 #define ICE_SR_CSR_PROTECTED_LIST_PTR           0x0D
1012 #define ICE_SR_MNG_CFG_PTR                      0x0E
1013 #define ICE_SR_EMP_MODULE_PTR                   0x0F
1014 #define ICE_SR_PBA_BLOCK_PTR                    0x16
1015 #define ICE_SR_BOOT_CFG_PTR                     0x132
1016 #define ICE_SR_NVM_WOL_CFG                      0x19
1017 #define ICE_NVM_OROM_VER_OFF                    0x02
1018 #define ICE_SR_NVM_DEV_STARTER_VER              0x18
1019 #define ICE_SR_ALTERNATE_SAN_MAC_ADDR_PTR       0x27
1020 #define ICE_SR_PERMANENT_SAN_MAC_ADDR_PTR       0x28
1021 #define ICE_SR_NVM_MAP_VER                      0x29
1022 #define ICE_SR_NVM_IMAGE_VER                    0x2A
1023 #define ICE_SR_NVM_STRUCTURE_VER                0x2B
1024 #define ICE_SR_NVM_EETRACK_LO                   0x2D
1025 #define ICE_SR_NVM_EETRACK_HI                   0x2E
1026 #define ICE_NVM_VER_LO_SHIFT                    0
1027 #define ICE_NVM_VER_LO_MASK                     (0xff << ICE_NVM_VER_LO_SHIFT)
1028 #define ICE_NVM_VER_HI_SHIFT                    12
1029 #define ICE_NVM_VER_HI_MASK                     (0xf << ICE_NVM_VER_HI_SHIFT)
1030 #define ICE_OEM_EETRACK_ID                      0xffffffff
1031 #define ICE_OROM_VER_PATCH_SHIFT                0
1032 #define ICE_OROM_VER_PATCH_MASK         (0xff << ICE_OROM_VER_PATCH_SHIFT)
1033 #define ICE_OROM_VER_BUILD_SHIFT                8
1034 #define ICE_OROM_VER_BUILD_MASK         (0xffff << ICE_OROM_VER_BUILD_SHIFT)
1035 #define ICE_OROM_VER_SHIFT                      24
1036 #define ICE_OROM_VER_MASK                       (0xff << ICE_OROM_VER_SHIFT)
1037 #define ICE_SR_VPD_PTR                          0x2F
1038 #define ICE_SR_PXE_SETUP_PTR                    0x30
1039 #define ICE_SR_PXE_CFG_CUST_OPTIONS_PTR         0x31
1040 #define ICE_SR_NVM_ORIGINAL_EETRACK_LO          0x34
1041 #define ICE_SR_NVM_ORIGINAL_EETRACK_HI          0x35
1042 #define ICE_SR_VLAN_CFG_PTR                     0x37
1043 #define ICE_SR_POR_REGS_AUTO_LOAD_PTR           0x38
1044 #define ICE_SR_EMPR_REGS_AUTO_LOAD_PTR          0x3A
1045 #define ICE_SR_GLOBR_REGS_AUTO_LOAD_PTR         0x3B
1046 #define ICE_SR_CORER_REGS_AUTO_LOAD_PTR         0x3C
1047 #define ICE_SR_PHY_CFG_SCRIPT_PTR               0x3D
1048 #define ICE_SR_PCIE_ALT_AUTO_LOAD_PTR           0x3E
1049 #define ICE_SR_SW_CHECKSUM_WORD                 0x3F
1050 #define ICE_SR_PFA_PTR                          0x40
1051 #define ICE_SR_1ST_SCRATCH_PAD_PTR              0x41
1052 #define ICE_SR_1ST_NVM_BANK_PTR                 0x42
1053 #define ICE_SR_NVM_BANK_SIZE                    0x43
1054 #define ICE_SR_1ND_OROM_BANK_PTR                0x44
1055 #define ICE_SR_OROM_BANK_SIZE                   0x45
1056 #define ICE_SR_NETLIST_BANK_PTR                 0x46
1057 #define ICE_SR_NETLIST_BANK_SIZE                0x47
1058 #define ICE_SR_EMP_SR_SETTINGS_PTR              0x48
1059 #define ICE_SR_CONFIGURATION_METADATA_PTR       0x4D
1060 #define ICE_SR_IMMEDIATE_VALUES_PTR             0x4E
1061 #define ICE_SR_LINK_DEFAULT_OVERRIDE_PTR        0x134
1062 #define ICE_SR_POR_REGISTERS_AUTOLOAD_PTR       0x118
1063
1064 /* Auxiliary field, mask and shift definition for Shadow RAM and NVM Flash */
1065 #define ICE_SR_VPD_SIZE_WORDS           512
1066 #define ICE_SR_PCIE_ALT_SIZE_WORDS      512
1067 #define ICE_SR_CTRL_WORD_1_S            0x06
1068 #define ICE_SR_CTRL_WORD_1_M            (0x03 << ICE_SR_CTRL_WORD_1_S)
1069
1070 /* Shadow RAM related */
1071 #define ICE_SR_SECTOR_SIZE_IN_WORDS     0x800
1072 #define ICE_SR_BUF_ALIGNMENT            4096
1073 #define ICE_SR_WORDS_IN_1KB             512
1074 /* Checksum should be calculated such that after adding all the words,
1075  * including the checksum word itself, the sum should be 0xBABA.
1076  */
1077 #define ICE_SR_SW_CHECKSUM_BASE         0xBABA
1078
1079 /* Link override related */
1080 #define ICE_SR_PFA_LINK_OVERRIDE_WORDS          10
1081 #define ICE_SR_PFA_LINK_OVERRIDE_PHY_WORDS      4
1082 #define ICE_SR_PFA_LINK_OVERRIDE_OFFSET         2
1083 #define ICE_SR_PFA_LINK_OVERRIDE_FEC_OFFSET     1
1084 #define ICE_SR_PFA_LINK_OVERRIDE_PHY_OFFSET     2
1085 #define ICE_FW_API_LINK_OVERRIDE_MAJ            1
1086 #define ICE_FW_API_LINK_OVERRIDE_MIN            5
1087 #define ICE_FW_API_LINK_OVERRIDE_PATCH          2
1088
1089 #define ICE_PBA_FLAG_DFLT               0xFAFA
1090 /* Hash redirection LUT for VSI - maximum array size */
1091 #define ICE_VSIQF_HLUT_ARRAY_SIZE       ((VSIQF_HLUT_MAX_INDEX + 1) * 4)
1092
1093 /*
1094  * Defines for values in the VF_PE_DB_SIZE bits in the GLPCI_LBARCTRL register.
1095  * This is needed to determine the BAR0 space for the VFs
1096  */
1097 #define GLPCI_LBARCTRL_VF_PE_DB_SIZE_0KB 0x0
1098 #define GLPCI_LBARCTRL_VF_PE_DB_SIZE_8KB 0x1
1099 #define GLPCI_LBARCTRL_VF_PE_DB_SIZE_64KB 0x2
1100
1101 #endif /* _ICE_TYPE_H_ */