ethdev: change queue release callback
[dpdk.git] / drivers / net / ice / ice_rxtx.h
1 /* SPDX-License-Identifier: BSD-3-Clause
2  * Copyright(c) 2018 Intel Corporation
3  */
4
5 #ifndef _ICE_RXTX_H_
6 #define _ICE_RXTX_H_
7
8 #include "ice_ethdev.h"
9
10 #define ICE_ALIGN_RING_DESC  32
11 #define ICE_MIN_RING_DESC    64
12 #define ICE_MAX_RING_DESC    4096
13 #define ICE_DMA_MEM_ALIGN    4096
14 #define ICE_RING_BASE_ALIGN  128
15
16 #define ICE_RX_MAX_BURST 32
17 #define ICE_TX_MAX_BURST 32
18
19 #define ICE_CHK_Q_ENA_COUNT        100
20 #define ICE_CHK_Q_ENA_INTERVAL_US  100
21
22 #ifdef RTE_LIBRTE_ICE_16BYTE_RX_DESC
23 #define ice_rx_flex_desc ice_16b_rx_flex_desc
24 #else
25 #define ice_rx_flex_desc ice_32b_rx_flex_desc
26 #endif
27
28 #define ICE_SUPPORT_CHAIN_NUM 5
29
30 #define ICE_TD_CMD                      ICE_TX_DESC_CMD_EOP
31
32 #define ICE_VPMD_RX_BURST           32
33 #define ICE_VPMD_TX_BURST           32
34 #define ICE_RXQ_REARM_THRESH        64
35 #define ICE_MAX_RX_BURST            ICE_RXQ_REARM_THRESH
36 #define ICE_TX_MAX_FREE_BUF_SZ      64
37 #define ICE_DESCS_PER_LOOP          4
38
39 #define ICE_FDIR_PKT_LEN        512
40
41 #define ICE_RXDID_COMMS_OVS     22
42
43 extern uint64_t ice_timestamp_dynflag;
44 extern int ice_timestamp_dynfield_offset;
45
46 typedef void (*ice_rx_release_mbufs_t)(struct ice_rx_queue *rxq);
47 typedef void (*ice_tx_release_mbufs_t)(struct ice_tx_queue *txq);
48 typedef void (*ice_rxd_to_pkt_fields_t)(struct ice_rx_queue *rxq,
49                                         struct rte_mbuf *mb,
50                                         volatile union ice_rx_flex_desc *rxdp);
51
52 struct ice_rx_entry {
53         struct rte_mbuf *mbuf;
54 };
55
56 struct ice_rx_queue {
57         struct rte_mempool *mp; /* mbuf pool to populate RX ring */
58         volatile union ice_rx_flex_desc *rx_ring;/* RX ring virtual address */
59         rte_iova_t rx_ring_dma; /* RX ring DMA address */
60         struct ice_rx_entry *sw_ring; /* address of RX soft ring */
61         uint16_t nb_rx_desc; /* number of RX descriptors */
62         uint16_t rx_free_thresh; /* max free RX desc to hold */
63         uint16_t rx_tail; /* current value of tail */
64         uint16_t nb_rx_hold; /* number of held free RX desc */
65         struct rte_mbuf *pkt_first_seg; /**< first segment of current packet */
66         struct rte_mbuf *pkt_last_seg; /**< last segment of current packet */
67         uint16_t rx_nb_avail; /**< number of staged packets ready */
68         uint16_t rx_next_avail; /**< index of next staged packets */
69         uint16_t rx_free_trigger; /**< triggers rx buffer allocation */
70         struct rte_mbuf fake_mbuf; /**< dummy mbuf */
71         struct rte_mbuf *rx_stage[ICE_RX_MAX_BURST * 2];
72
73         uint16_t rxrearm_nb;    /**< number of remaining to be re-armed */
74         uint16_t rxrearm_start; /**< the idx we start the re-arming from */
75         uint64_t mbuf_initializer; /**< value to init mbufs */
76
77         uint16_t port_id; /* device port ID */
78         uint8_t crc_len; /* 0 if CRC stripped, 4 otherwise */
79         uint8_t fdir_enabled; /* 0 if FDIR disabled, 1 when enabled */
80         uint16_t queue_id; /* RX queue index */
81         uint16_t reg_idx; /* RX queue register index */
82         uint8_t drop_en; /* if not 0, set register bit */
83         volatile uint8_t *qrx_tail; /* register address of tail */
84         struct ice_vsi *vsi; /* the VSI this queue belongs to */
85         uint16_t rx_buf_len; /* The packet buffer size */
86         uint16_t rx_hdr_len; /* The header buffer size */
87         uint16_t max_pkt_len; /* Maximum packet length */
88         bool q_set; /* indicate if rx queue has been configured */
89         bool rx_deferred_start; /* don't start this queue in dev start */
90         uint8_t proto_xtr; /* Protocol extraction from flexible descriptor */
91         uint64_t xtr_ol_flag; /* Protocol extraction offload flag */
92         ice_rxd_to_pkt_fields_t rxd_to_pkt_fields; /* handle FlexiMD by RXDID */
93         ice_rx_release_mbufs_t rx_rel_mbufs;
94         uint64_t offloads;
95         uint32_t time_high;
96 };
97
98 struct ice_tx_entry {
99         struct rte_mbuf *mbuf;
100         uint16_t next_id;
101         uint16_t last_id;
102 };
103
104 struct ice_vec_tx_entry {
105         struct rte_mbuf *mbuf;
106 };
107
108 struct ice_tx_queue {
109         uint16_t nb_tx_desc; /* number of TX descriptors */
110         rte_iova_t tx_ring_dma; /* TX ring DMA address */
111         volatile struct ice_tx_desc *tx_ring; /* TX ring virtual address */
112         struct ice_tx_entry *sw_ring; /* virtual address of SW ring */
113         uint16_t tx_tail; /* current value of tail register */
114         volatile uint8_t *qtx_tail; /* register address of tail */
115         uint16_t nb_tx_used; /* number of TX desc used since RS bit set */
116         /* index to last TX descriptor to have been cleaned */
117         uint16_t last_desc_cleaned;
118         /* Total number of TX descriptors ready to be allocated. */
119         uint16_t nb_tx_free;
120         /* Start freeing TX buffers if there are less free descriptors than
121          * this value.
122          */
123         uint16_t tx_free_thresh;
124         /* Number of TX descriptors to use before RS bit is set. */
125         uint16_t tx_rs_thresh;
126         uint8_t pthresh; /**< Prefetch threshold register. */
127         uint8_t hthresh; /**< Host threshold register. */
128         uint8_t wthresh; /**< Write-back threshold reg. */
129         uint16_t port_id; /* Device port identifier. */
130         uint16_t queue_id; /* TX queue index. */
131         uint32_t q_teid; /* TX schedule node id. */
132         uint16_t reg_idx;
133         uint64_t offloads;
134         struct ice_vsi *vsi; /* the VSI this queue belongs to */
135         uint16_t tx_next_dd;
136         uint16_t tx_next_rs;
137         bool tx_deferred_start; /* don't start this queue in dev start */
138         bool q_set; /* indicate if tx queue has been configured */
139         ice_tx_release_mbufs_t tx_rel_mbufs;
140 };
141
142 /* Offload features */
143 union ice_tx_offload {
144         uint64_t data;
145         struct {
146                 uint64_t l2_len:7; /* L2 (MAC) Header Length. */
147                 uint64_t l3_len:9; /* L3 (IP) Header Length. */
148                 uint64_t l4_len:8; /* L4 Header Length. */
149                 uint64_t tso_segsz:16; /* TCP TSO segment size */
150                 uint64_t outer_l2_len:8; /* outer L2 Header Length */
151                 uint64_t outer_l3_len:16; /* outer L3 Header Length */
152         };
153 };
154
155 /* Rx Flex Descriptor for Comms Package Profile
156  * RxDID Profile ID 22 (swap Hash and FlowID)
157  * Flex-field 0: Flow ID lower 16-bits
158  * Flex-field 1: Flow ID upper 16-bits
159  * Flex-field 2: RSS hash lower 16-bits
160  * Flex-field 3: RSS hash upper 16-bits
161  * Flex-field 4: AUX0
162  * Flex-field 5: AUX1
163  */
164 struct ice_32b_rx_flex_desc_comms_ovs {
165         /* Qword 0 */
166         u8 rxdid;
167         u8 mir_id_umb_cast;
168         __le16 ptype_flexi_flags0;
169         __le16 pkt_len;
170         __le16 hdr_len_sph_flex_flags1;
171
172         /* Qword 1 */
173         __le16 status_error0;
174         __le16 l2tag1;
175         __le32 flow_id;
176
177         /* Qword 2 */
178         __le16 status_error1;
179         u8 flexi_flags2;
180         u8 ts_low;
181         __le16 l2tag2_1st;
182         __le16 l2tag2_2nd;
183
184         /* Qword 3 */
185         __le32 rss_hash;
186         union {
187                 struct {
188                         __le16 aux0;
189                         __le16 aux1;
190                 } flex;
191                 __le32 ts_high;
192         } flex_ts;
193 };
194
195 int ice_rx_queue_setup(struct rte_eth_dev *dev,
196                        uint16_t queue_idx,
197                        uint16_t nb_desc,
198                        unsigned int socket_id,
199                        const struct rte_eth_rxconf *rx_conf,
200                        struct rte_mempool *mp);
201 int ice_tx_queue_setup(struct rte_eth_dev *dev,
202                        uint16_t queue_idx,
203                        uint16_t nb_desc,
204                        unsigned int socket_id,
205                        const struct rte_eth_txconf *tx_conf);
206 int ice_rx_queue_start(struct rte_eth_dev *dev, uint16_t rx_queue_id);
207 int ice_rx_queue_stop(struct rte_eth_dev *dev, uint16_t rx_queue_id);
208 int ice_tx_queue_start(struct rte_eth_dev *dev, uint16_t tx_queue_id);
209 int ice_tx_queue_stop(struct rte_eth_dev *dev, uint16_t tx_queue_id);
210 int ice_fdir_rx_queue_start(struct rte_eth_dev *dev, uint16_t rx_queue_id);
211 int ice_fdir_tx_queue_start(struct rte_eth_dev *dev, uint16_t tx_queue_id);
212 int ice_fdir_rx_queue_stop(struct rte_eth_dev *dev, uint16_t rx_queue_id);
213 int ice_fdir_tx_queue_stop(struct rte_eth_dev *dev, uint16_t tx_queue_id);
214 void ice_rx_queue_release(void *rxq);
215 void ice_tx_queue_release(void *txq);
216 void ice_dev_rx_queue_release(struct rte_eth_dev *dev, uint16_t qid);
217 void ice_dev_tx_queue_release(struct rte_eth_dev *dev, uint16_t qid);
218 void ice_free_queues(struct rte_eth_dev *dev);
219 int ice_fdir_setup_tx_resources(struct ice_pf *pf);
220 int ice_fdir_setup_rx_resources(struct ice_pf *pf);
221 uint16_t ice_recv_pkts(void *rx_queue, struct rte_mbuf **rx_pkts,
222                        uint16_t nb_pkts);
223 uint16_t ice_xmit_pkts(void *tx_queue, struct rte_mbuf **tx_pkts,
224                        uint16_t nb_pkts);
225 void ice_set_rx_function(struct rte_eth_dev *dev);
226 uint16_t ice_prep_pkts(__rte_unused void *tx_queue, struct rte_mbuf **tx_pkts,
227                        uint16_t nb_pkts);
228 void ice_set_tx_function_flag(struct rte_eth_dev *dev,
229                               struct ice_tx_queue *txq);
230 void ice_set_tx_function(struct rte_eth_dev *dev);
231 uint32_t ice_rx_queue_count(struct rte_eth_dev *dev, uint16_t rx_queue_id);
232 void ice_rxq_info_get(struct rte_eth_dev *dev, uint16_t queue_id,
233                       struct rte_eth_rxq_info *qinfo);
234 void ice_txq_info_get(struct rte_eth_dev *dev, uint16_t queue_id,
235                       struct rte_eth_txq_info *qinfo);
236 int ice_rx_burst_mode_get(struct rte_eth_dev *dev, uint16_t queue_id,
237                           struct rte_eth_burst_mode *mode);
238 int ice_tx_burst_mode_get(struct rte_eth_dev *dev, uint16_t queue_id,
239                           struct rte_eth_burst_mode *mode);
240 int ice_rx_descriptor_status(void *rx_queue, uint16_t offset);
241 int ice_tx_descriptor_status(void *tx_queue, uint16_t offset);
242 void ice_set_default_ptype_table(struct rte_eth_dev *dev);
243 const uint32_t *ice_dev_supported_ptypes_get(struct rte_eth_dev *dev);
244 void ice_select_rxd_to_pkt_fields_handler(struct ice_rx_queue *rxq,
245                                           uint32_t rxdid);
246
247 int ice_rx_vec_dev_check(struct rte_eth_dev *dev);
248 int ice_tx_vec_dev_check(struct rte_eth_dev *dev);
249 int ice_rxq_vec_setup(struct ice_rx_queue *rxq);
250 int ice_txq_vec_setup(struct ice_tx_queue *txq);
251 uint16_t ice_recv_pkts_vec(void *rx_queue, struct rte_mbuf **rx_pkts,
252                            uint16_t nb_pkts);
253 uint16_t ice_recv_scattered_pkts_vec(void *rx_queue, struct rte_mbuf **rx_pkts,
254                                      uint16_t nb_pkts);
255 uint16_t ice_xmit_pkts_vec(void *tx_queue, struct rte_mbuf **tx_pkts,
256                            uint16_t nb_pkts);
257 uint16_t ice_recv_pkts_vec_avx2(void *rx_queue, struct rte_mbuf **rx_pkts,
258                                 uint16_t nb_pkts);
259 uint16_t ice_recv_pkts_vec_avx2_offload(void *rx_queue, struct rte_mbuf **rx_pkts,
260                                         uint16_t nb_pkts);
261 uint16_t ice_recv_scattered_pkts_vec_avx2(void *rx_queue,
262                                           struct rte_mbuf **rx_pkts,
263                                           uint16_t nb_pkts);
264 uint16_t ice_recv_scattered_pkts_vec_avx2_offload(void *rx_queue,
265                                                   struct rte_mbuf **rx_pkts,
266                                                   uint16_t nb_pkts);
267 uint16_t ice_xmit_pkts_vec_avx2(void *tx_queue, struct rte_mbuf **tx_pkts,
268                                 uint16_t nb_pkts);
269 uint16_t ice_xmit_pkts_vec_avx2_offload(void *tx_queue, struct rte_mbuf **tx_pkts,
270                                         uint16_t nb_pkts);
271 uint16_t ice_recv_pkts_vec_avx512(void *rx_queue, struct rte_mbuf **rx_pkts,
272                                   uint16_t nb_pkts);
273 uint16_t ice_recv_pkts_vec_avx512_offload(void *rx_queue,
274                                           struct rte_mbuf **rx_pkts,
275                                           uint16_t nb_pkts);
276 uint16_t ice_recv_scattered_pkts_vec_avx512(void *rx_queue,
277                                             struct rte_mbuf **rx_pkts,
278                                             uint16_t nb_pkts);
279 uint16_t ice_recv_scattered_pkts_vec_avx512_offload(void *rx_queue,
280                                                     struct rte_mbuf **rx_pkts,
281                                                     uint16_t nb_pkts);
282 uint16_t ice_xmit_pkts_vec_avx512(void *tx_queue, struct rte_mbuf **tx_pkts,
283                                   uint16_t nb_pkts);
284 uint16_t ice_xmit_pkts_vec_avx512_offload(void *tx_queue,
285                                           struct rte_mbuf **tx_pkts,
286                                           uint16_t nb_pkts);
287 int ice_fdir_programming(struct ice_pf *pf, struct ice_fltr_desc *fdir_desc);
288 int ice_tx_done_cleanup(void *txq, uint32_t free_cnt);
289 int ice_get_monitor_addr(void *rx_queue, struct rte_power_monitor_cond *pmc);
290
291 #define FDIR_PARSING_ENABLE_PER_QUEUE(ad, on) do { \
292         int i; \
293         for (i = 0; i < (ad)->pf.dev_data->nb_rx_queues; i++) { \
294                 struct ice_rx_queue *rxq = (ad)->pf.dev_data->rx_queues[i]; \
295                 if (!rxq) \
296                         continue; \
297                 rxq->fdir_enabled = on; \
298         } \
299         PMD_DRV_LOG(DEBUG, "FDIR processing on RX set to %d", on); \
300 } while (0)
301
302 /* Enable/disable flow director parsing from Rx descriptor in data path. */
303 static inline
304 void ice_fdir_rx_parsing_enable(struct ice_adapter *ad, bool on)
305 {
306         if (on) {
307                 /* Enable flow director parsing from Rx descriptor */
308                 FDIR_PARSING_ENABLE_PER_QUEUE(ad, on);
309                 ad->fdir_ref_cnt++;
310         } else {
311                 if (ad->fdir_ref_cnt >= 1) {
312                         ad->fdir_ref_cnt--;
313
314                         if (ad->fdir_ref_cnt == 0)
315                                 FDIR_PARSING_ENABLE_PER_QUEUE(ad, on);
316                 }
317         }
318 }
319
320 /* Helper function to convert a 32b nanoseconds timestamp to 64b. */
321 static inline
322 uint64_t ice_tstamp_convert_32b_64b(struct ice_hw *hw, uint32_t in_timestamp)
323 {
324         const uint64_t mask = 0xFFFFFFFF;
325         uint32_t hi, lo, lo2, delta;
326         uint64_t time, ns;
327
328         lo = ICE_READ_REG(hw, GLTSYN_TIME_L(0));
329         hi = ICE_READ_REG(hw, GLTSYN_TIME_H(0));
330         lo2 = ICE_READ_REG(hw, GLTSYN_TIME_L(0));
331
332         if (lo2 < lo) {
333                 lo = ICE_READ_REG(hw, GLTSYN_TIME_L(0));
334                 hi = ICE_READ_REG(hw, GLTSYN_TIME_H(0));
335         }
336
337         time = ((uint64_t)hi << 32) | lo;
338
339         delta = (in_timestamp - (uint32_t)(time & mask));
340         if (delta > (mask / 2)) {
341                 delta = ((uint32_t)(time & mask) - in_timestamp);
342                 ns = time - delta;
343         } else {
344                 ns = time + delta;
345         }
346
347         return ns;
348 }
349
350 #endif /* _ICE_RXTX_H_ */