net/ixgbevf: set the interrupt interval for EITR
[dpdk.git] / drivers / net / ixgbe / ixgbe_ethdev.h
1 /* SPDX-License-Identifier: BSD-3-Clause
2  * Copyright(c) 2010-2016 Intel Corporation
3  */
4
5 #ifndef _IXGBE_ETHDEV_H_
6 #define _IXGBE_ETHDEV_H_
7
8 #include <stdint.h>
9
10 #include "base/ixgbe_type.h"
11 #include "base/ixgbe_dcb.h"
12 #include "base/ixgbe_dcb_82599.h"
13 #include "base/ixgbe_dcb_82598.h"
14 #include "ixgbe_bypass.h"
15 #ifdef RTE_LIBRTE_SECURITY
16 #include "ixgbe_ipsec.h"
17 #endif
18 #include <rte_flow.h>
19 #include <rte_time.h>
20 #include <rte_hash.h>
21 #include <rte_pci.h>
22 #include <rte_bus_pci.h>
23 #include <rte_tm_driver.h>
24
25 /* need update link, bit flag */
26 #define IXGBE_FLAG_NEED_LINK_UPDATE (uint32_t)(1 << 0)
27 #define IXGBE_FLAG_MAILBOX          (uint32_t)(1 << 1)
28 #define IXGBE_FLAG_PHY_INTERRUPT    (uint32_t)(1 << 2)
29 #define IXGBE_FLAG_MACSEC           (uint32_t)(1 << 3)
30 #define IXGBE_FLAG_NEED_LINK_CONFIG (uint32_t)(1 << 4)
31
32 /*
33  * Defines that were not part of ixgbe_type.h as they are not used by the
34  * FreeBSD driver.
35  */
36 #define IXGBE_ADVTXD_MAC_1588       0x00080000 /* IEEE1588 Timestamp packet */
37 #define IXGBE_RXD_STAT_TMST         0x10000    /* Timestamped Packet indication */
38 #define IXGBE_ADVTXD_TUCMD_L4T_RSV  0x00001800 /* L4 Packet TYPE, resvd  */
39 #define IXGBE_RXDADV_ERR_CKSUM_BIT  30
40 #define IXGBE_RXDADV_ERR_CKSUM_MSK  3
41 #define IXGBE_ADVTXD_MACLEN_SHIFT   9          /* Bit shift for l2_len */
42 #define IXGBE_NB_STAT_MAPPING_REGS  32
43 #define IXGBE_EXTENDED_VLAN       (uint32_t)(1 << 26) /* EXTENDED VLAN ENABLE */
44 #define IXGBE_VFTA_SIZE 128
45 #define IXGBE_VLAN_TAG_SIZE 4
46 #define IXGBE_HKEY_MAX_INDEX 10
47 #define IXGBE_MAX_RX_QUEUE_NUM  128
48 #define IXGBE_MAX_INTR_QUEUE_NUM        15
49 #define IXGBE_VMDQ_DCB_NB_QUEUES     IXGBE_MAX_RX_QUEUE_NUM
50 #define IXGBE_DCB_NB_QUEUES          IXGBE_MAX_RX_QUEUE_NUM
51 #define IXGBE_NONE_MODE_TX_NB_QUEUES 64
52
53 #ifndef NBBY
54 #define NBBY    8       /* number of bits in a byte */
55 #endif
56 #define IXGBE_HWSTRIP_BITMAP_SIZE (IXGBE_MAX_RX_QUEUE_NUM / (sizeof(uint32_t) * NBBY))
57
58 /* EITR Interval is in 2048ns uinits for 1G and 10G link */
59 #define IXGBE_EITR_INTERVAL_UNIT_NS     2048
60 #define IXGBE_EITR_ITR_INT_SHIFT       3
61 #define IXGBE_EITR_INTERVAL_US(us) \
62         (((us) * 1000 / IXGBE_EITR_INTERVAL_UNIT_NS << IXGBE_EITR_ITR_INT_SHIFT) & \
63                 IXGBE_EITR_ITR_INT_MASK)
64
65 #define IXGBE_QUEUE_ITR_INTERVAL_DEFAULT        500 /* 500us */
66
67 /* Loopback operation modes */
68 /* 82599 specific loopback operation types */
69 #define IXGBE_LPBK_82599_NONE   0x0 /* Default value. Loopback is disabled. */
70 #define IXGBE_LPBK_82599_TX_RX  0x1 /* Tx->Rx loopback operation is enabled. */
71
72 #define IXGBE_MAX_JUMBO_FRAME_SIZE      0x2600 /* Maximum Jumbo frame size. */
73
74 #define IXGBE_RTTBCNRC_RF_INT_MASK_BASE 0x000003FF
75 #define IXGBE_RTTBCNRC_RF_INT_MASK_M \
76         (IXGBE_RTTBCNRC_RF_INT_MASK_BASE << IXGBE_RTTBCNRC_RF_INT_SHIFT)
77
78 #define IXGBE_MAX_QUEUE_NUM_PER_VF  8
79
80 #define IXGBE_SYN_FILTER_ENABLE         0x00000001 /* syn filter enable field */
81 #define IXGBE_SYN_FILTER_QUEUE          0x000000FE /* syn filter queue field */
82 #define IXGBE_SYN_FILTER_QUEUE_SHIFT    1          /* syn filter queue field shift */
83 #define IXGBE_SYN_FILTER_SYNQFP         0x80000000 /* syn filter SYNQFP */
84
85 #define IXGBE_ETQF_UP                   0x00070000 /* ethertype filter priority field */
86 #define IXGBE_ETQF_SHIFT                16
87 #define IXGBE_ETQF_UP_EN                0x00080000
88 #define IXGBE_ETQF_ETHERTYPE            0x0000FFFF /* ethertype filter ethertype field */
89 #define IXGBE_ETQF_MAX_PRI              7
90
91 #define IXGBE_SDPQF_DSTPORT             0xFFFF0000 /* dst port field */
92 #define IXGBE_SDPQF_DSTPORT_SHIFT       16         /* dst port field shift */
93 #define IXGBE_SDPQF_SRCPORT             0x0000FFFF /* src port field */
94
95 #define IXGBE_L34T_IMIR_SIZE_BP         0x00001000
96 #define IXGBE_L34T_IMIR_RESERVE         0x00080000 /* bit 13 to 19 must be set to 1000000b. */
97 #define IXGBE_L34T_IMIR_LLI             0x00100000
98 #define IXGBE_L34T_IMIR_QUEUE           0x0FE00000
99 #define IXGBE_L34T_IMIR_QUEUE_SHIFT     21
100 #define IXGBE_5TUPLE_MAX_PRI            7
101 #define IXGBE_5TUPLE_MIN_PRI            1
102
103 #define IXGBE_RSS_OFFLOAD_ALL ( \
104         ETH_RSS_IPV4 | \
105         ETH_RSS_NONFRAG_IPV4_TCP | \
106         ETH_RSS_NONFRAG_IPV4_UDP | \
107         ETH_RSS_IPV6 | \
108         ETH_RSS_NONFRAG_IPV6_TCP | \
109         ETH_RSS_NONFRAG_IPV6_UDP | \
110         ETH_RSS_IPV6_EX | \
111         ETH_RSS_IPV6_TCP_EX | \
112         ETH_RSS_IPV6_UDP_EX)
113
114 #define IXGBE_VF_IRQ_ENABLE_MASK        3          /* vf irq enable mask */
115 #define IXGBE_VF_MAXMSIVECTOR           1
116
117 #define IXGBE_MISC_VEC_ID               RTE_INTR_VEC_ZERO_OFFSET
118 #define IXGBE_RX_VEC_START              RTE_INTR_VEC_RXTX_OFFSET
119
120 #define IXGBE_SECTX_MINSECIFG_MASK      0x0000000F
121
122 #define IXGBE_MACSEC_PNTHRSH            0xFFFFFE00
123
124 #define IXGBE_MAX_FDIR_FILTER_NUM       (1024 * 32)
125 #define IXGBE_MAX_L2_TN_FILTER_NUM      128
126
127 #define MAC_TYPE_FILTER_SUP_EXT(type)    do {\
128         if ((type) != ixgbe_mac_82599EB && (type) != ixgbe_mac_X540)\
129                 return -ENOTSUP;\
130 } while (0)
131
132 #define MAC_TYPE_FILTER_SUP(type)    do {\
133         if ((type) != ixgbe_mac_82599EB && (type) != ixgbe_mac_X540 &&\
134                 (type) != ixgbe_mac_X550 && (type) != ixgbe_mac_X550EM_x &&\
135                 (type) != ixgbe_mac_X550EM_a)\
136                 return -ENOTSUP;\
137 } while (0)
138
139 /* Link speed for X550 auto negotiation */
140 #define IXGBE_LINK_SPEED_X550_AUTONEG   (IXGBE_LINK_SPEED_100_FULL | \
141                                          IXGBE_LINK_SPEED_1GB_FULL | \
142                                          IXGBE_LINK_SPEED_2_5GB_FULL | \
143                                          IXGBE_LINK_SPEED_5GB_FULL | \
144                                          IXGBE_LINK_SPEED_10GB_FULL)
145
146 /*
147  * Information about the fdir mode.
148  */
149 struct ixgbe_hw_fdir_mask {
150         uint16_t vlan_tci_mask;
151         uint32_t src_ipv4_mask;
152         uint32_t dst_ipv4_mask;
153         uint16_t src_ipv6_mask;
154         uint16_t dst_ipv6_mask;
155         uint16_t src_port_mask;
156         uint16_t dst_port_mask;
157         uint16_t flex_bytes_mask;
158         uint8_t  mac_addr_byte_mask;
159         uint32_t tunnel_id_mask;
160         uint8_t  tunnel_type_mask;
161 };
162
163 struct ixgbe_fdir_filter {
164         TAILQ_ENTRY(ixgbe_fdir_filter) entries;
165         union ixgbe_atr_input ixgbe_fdir; /* key of fdir filter*/
166         uint32_t fdirflags; /* drop or forward */
167         uint32_t fdirhash; /* hash value for fdir */
168         uint8_t queue; /* assigned rx queue */
169 };
170
171 /* list of fdir filters */
172 TAILQ_HEAD(ixgbe_fdir_filter_list, ixgbe_fdir_filter);
173
174 struct ixgbe_fdir_rule {
175         struct ixgbe_hw_fdir_mask mask;
176         union ixgbe_atr_input ixgbe_fdir; /* key of fdir filter*/
177         bool b_spec; /* If TRUE, ixgbe_fdir, fdirflags, queue have meaning. */
178         bool b_mask; /* If TRUE, mask has meaning. */
179         enum rte_fdir_mode mode; /* IP, MAC VLAN, Tunnel */
180         uint32_t fdirflags; /* drop or forward */
181         uint32_t soft_id; /* an unique value for this rule */
182         uint8_t queue; /* assigned rx queue */
183         uint8_t flex_bytes_offset;
184 };
185
186 struct ixgbe_hw_fdir_info {
187         struct ixgbe_hw_fdir_mask mask;
188         uint8_t     flex_bytes_offset;
189         uint16_t    collision;
190         uint16_t    free;
191         uint16_t    maxhash;
192         uint8_t     maxlen;
193         uint64_t    add;
194         uint64_t    remove;
195         uint64_t    f_add;
196         uint64_t    f_remove;
197         struct ixgbe_fdir_filter_list fdir_list; /* filter list*/
198         /* store the pointers of the filters, index is the hash value. */
199         struct ixgbe_fdir_filter **hash_map;
200         struct rte_hash *hash_handle; /* cuckoo hash handler */
201         bool mask_added; /* If already got mask from consistent filter */
202 };
203
204 struct ixgbe_rte_flow_rss_conf {
205         struct rte_flow_action_rss conf; /**< RSS parameters. */
206         uint8_t key[IXGBE_HKEY_MAX_INDEX * sizeof(uint32_t)]; /* Hash key. */
207         uint16_t queue[IXGBE_MAX_RX_QUEUE_NUM]; /**< Queues indices to use. */
208 };
209
210 /* structure for interrupt relative data */
211 struct ixgbe_interrupt {
212         uint32_t flags;
213         uint32_t mask;
214         /*to save original mask during delayed handler */
215         uint32_t mask_original;
216 };
217
218 struct ixgbe_stat_mapping_registers {
219         uint32_t tqsm[IXGBE_NB_STAT_MAPPING_REGS];
220         uint32_t rqsmr[IXGBE_NB_STAT_MAPPING_REGS];
221 };
222
223 struct ixgbe_vfta {
224         uint32_t vfta[IXGBE_VFTA_SIZE];
225 };
226
227 struct ixgbe_hwstrip {
228         uint32_t bitmap[IXGBE_HWSTRIP_BITMAP_SIZE];
229 };
230
231 /*
232  * VF data which used by PF host only
233  */
234 #define IXGBE_MAX_VF_MC_ENTRIES         30
235 #define IXGBE_MAX_MR_RULE_ENTRIES       4 /* number of mirroring rules supported */
236 #define IXGBE_MAX_UTA                   128
237
238 struct ixgbe_uta_info {
239         uint8_t  uc_filter_type;
240         uint16_t uta_in_use;
241         uint32_t uta_shadow[IXGBE_MAX_UTA];
242 };
243
244 #define IXGBE_MAX_MIRROR_RULES 4  /* Maximum nb. of mirror rules. */
245
246 struct ixgbe_mirror_info {
247         struct rte_eth_mirror_conf mr_conf[IXGBE_MAX_MIRROR_RULES];
248         /**< store PF mirror rules configuration*/
249 };
250
251 struct ixgbe_vf_info {
252         uint8_t vf_mac_addresses[ETHER_ADDR_LEN];
253         uint16_t vf_mc_hashes[IXGBE_MAX_VF_MC_ENTRIES];
254         uint16_t num_vf_mc_hashes;
255         uint16_t default_vf_vlan_id;
256         uint16_t vlans_enabled;
257         bool clear_to_send;
258         uint16_t tx_rate[IXGBE_MAX_QUEUE_NUM_PER_VF];
259         uint16_t vlan_count;
260         uint8_t spoofchk_enabled;
261         uint8_t api_version;
262         uint16_t switch_domain_id;
263 };
264
265 /*
266  *  Possible l4type of 5tuple filters.
267  */
268 enum ixgbe_5tuple_protocol {
269         IXGBE_FILTER_PROTOCOL_TCP = 0,
270         IXGBE_FILTER_PROTOCOL_UDP,
271         IXGBE_FILTER_PROTOCOL_SCTP,
272         IXGBE_FILTER_PROTOCOL_NONE,
273 };
274
275 TAILQ_HEAD(ixgbe_5tuple_filter_list, ixgbe_5tuple_filter);
276
277 struct ixgbe_5tuple_filter_info {
278         uint32_t dst_ip;
279         uint32_t src_ip;
280         uint16_t dst_port;
281         uint16_t src_port;
282         enum ixgbe_5tuple_protocol proto;        /* l4 protocol. */
283         uint8_t priority;        /* seven levels (001b-111b), 111b is highest,
284                                       used when more than one filter matches. */
285         uint8_t dst_ip_mask:1,   /* if mask is 1b, do not compare dst ip. */
286                 src_ip_mask:1,   /* if mask is 1b, do not compare src ip. */
287                 dst_port_mask:1, /* if mask is 1b, do not compare dst port. */
288                 src_port_mask:1, /* if mask is 1b, do not compare src port. */
289                 proto_mask:1;    /* if mask is 1b, do not compare protocol. */
290 };
291
292 /* 5tuple filter structure */
293 struct ixgbe_5tuple_filter {
294         TAILQ_ENTRY(ixgbe_5tuple_filter) entries;
295         uint16_t index;       /* the index of 5tuple filter */
296         struct ixgbe_5tuple_filter_info filter_info;
297         uint16_t queue;       /* rx queue assigned to */
298 };
299
300 #define IXGBE_5TUPLE_ARRAY_SIZE \
301         (RTE_ALIGN(IXGBE_MAX_FTQF_FILTERS, (sizeof(uint32_t) * NBBY)) / \
302          (sizeof(uint32_t) * NBBY))
303
304 struct ixgbe_ethertype_filter {
305         uint16_t ethertype;
306         uint32_t etqf;
307         uint32_t etqs;
308         /**
309          * If this filter is added by configuration,
310          * it should not be removed.
311          */
312         bool     conf;
313 };
314
315 /*
316  * Structure to store filters' info.
317  */
318 struct ixgbe_filter_info {
319         uint8_t ethertype_mask;  /* Bit mask for every used ethertype filter */
320         /* store used ethertype filters*/
321         struct ixgbe_ethertype_filter ethertype_filters[IXGBE_MAX_ETQF_FILTERS];
322         /* Bit mask for every used 5tuple filter */
323         uint32_t fivetuple_mask[IXGBE_5TUPLE_ARRAY_SIZE];
324         struct ixgbe_5tuple_filter_list fivetuple_list;
325         /* store the SYN filter info */
326         uint32_t syn_info;
327         /* store the rss filter info */
328         struct ixgbe_rte_flow_rss_conf rss_info;
329 };
330
331 struct ixgbe_l2_tn_key {
332         enum rte_eth_tunnel_type          l2_tn_type;
333         uint32_t                          tn_id;
334 };
335
336 struct ixgbe_l2_tn_filter {
337         TAILQ_ENTRY(ixgbe_l2_tn_filter)    entries;
338         struct ixgbe_l2_tn_key             key;
339         uint32_t                           pool;
340 };
341
342 TAILQ_HEAD(ixgbe_l2_tn_filter_list, ixgbe_l2_tn_filter);
343
344 struct ixgbe_l2_tn_info {
345         struct ixgbe_l2_tn_filter_list      l2_tn_list;
346         struct ixgbe_l2_tn_filter         **hash_map;
347         struct rte_hash                    *hash_handle;
348         bool e_tag_en; /* e-tag enabled */
349         bool e_tag_fwd_en; /* e-tag based forwarding enabled */
350         bool e_tag_ether_type; /* ether type for e-tag */
351 };
352
353 struct rte_flow {
354         enum rte_filter_type filter_type;
355         void *rule;
356 };
357
358 /*
359  * Statistics counters collected by the MACsec
360  */
361 struct ixgbe_macsec_stats {
362         /* TX port statistics */
363         uint64_t out_pkts_untagged;
364         uint64_t out_pkts_encrypted;
365         uint64_t out_pkts_protected;
366         uint64_t out_octets_encrypted;
367         uint64_t out_octets_protected;
368
369         /* RX port statistics */
370         uint64_t in_pkts_untagged;
371         uint64_t in_pkts_badtag;
372         uint64_t in_pkts_nosci;
373         uint64_t in_pkts_unknownsci;
374         uint64_t in_octets_decrypted;
375         uint64_t in_octets_validated;
376
377         /* RX SC statistics */
378         uint64_t in_pkts_unchecked;
379         uint64_t in_pkts_delayed;
380         uint64_t in_pkts_late;
381
382         /* RX SA statistics */
383         uint64_t in_pkts_ok;
384         uint64_t in_pkts_invalid;
385         uint64_t in_pkts_notvalid;
386         uint64_t in_pkts_unusedsa;
387         uint64_t in_pkts_notusingsa;
388 };
389
390 /* The configuration of bandwidth */
391 struct ixgbe_bw_conf {
392         uint8_t tc_num; /* Number of TCs. */
393 };
394
395 /* Struct to store Traffic Manager shaper profile. */
396 struct ixgbe_tm_shaper_profile {
397         TAILQ_ENTRY(ixgbe_tm_shaper_profile) node;
398         uint32_t shaper_profile_id;
399         uint32_t reference_count;
400         struct rte_tm_shaper_params profile;
401 };
402
403 TAILQ_HEAD(ixgbe_shaper_profile_list, ixgbe_tm_shaper_profile);
404
405 /* node type of Traffic Manager */
406 enum ixgbe_tm_node_type {
407         IXGBE_TM_NODE_TYPE_PORT,
408         IXGBE_TM_NODE_TYPE_TC,
409         IXGBE_TM_NODE_TYPE_QUEUE,
410         IXGBE_TM_NODE_TYPE_MAX,
411 };
412
413 /* Struct to store Traffic Manager node configuration. */
414 struct ixgbe_tm_node {
415         TAILQ_ENTRY(ixgbe_tm_node) node;
416         uint32_t id;
417         uint32_t priority;
418         uint32_t weight;
419         uint32_t reference_count;
420         uint16_t no;
421         struct ixgbe_tm_node *parent;
422         struct ixgbe_tm_shaper_profile *shaper_profile;
423         struct rte_tm_node_params params;
424 };
425
426 TAILQ_HEAD(ixgbe_tm_node_list, ixgbe_tm_node);
427
428 /* The configuration of Traffic Manager */
429 struct ixgbe_tm_conf {
430         struct ixgbe_shaper_profile_list shaper_profile_list;
431         struct ixgbe_tm_node *root; /* root node - port */
432         struct ixgbe_tm_node_list tc_list; /* node list for all the TCs */
433         struct ixgbe_tm_node_list queue_list; /* node list for all the queues */
434         /**
435          * The number of added TC nodes.
436          * It should be no more than the TC number of this port.
437          */
438         uint32_t nb_tc_node;
439         /**
440          * The number of added queue nodes.
441          * It should be no more than the queue number of this port.
442          */
443         uint32_t nb_queue_node;
444         /**
445          * This flag is used to check if APP can change the TM node
446          * configuration.
447          * When it's true, means the configuration is applied to HW,
448          * APP should not change the configuration.
449          * As we don't support on-the-fly configuration, when starting
450          * the port, APP should call the hierarchy_commit API to set this
451          * flag to true. When stopping the port, this flag should be set
452          * to false.
453          */
454         bool committed;
455 };
456
457 /*
458  * Structure to store private data for each driver instance (for each port).
459  */
460 struct ixgbe_adapter {
461         struct ixgbe_hw             hw;
462         struct ixgbe_hw_stats       stats;
463         struct ixgbe_macsec_stats   macsec_stats;
464         struct ixgbe_hw_fdir_info   fdir;
465         struct ixgbe_interrupt      intr;
466         struct ixgbe_stat_mapping_registers stat_mappings;
467         struct ixgbe_vfta           shadow_vfta;
468         struct ixgbe_hwstrip            hwstrip;
469         struct ixgbe_dcb_config     dcb_config;
470         struct ixgbe_mirror_info    mr_data;
471         struct ixgbe_vf_info        *vfdata;
472         struct ixgbe_uta_info       uta_info;
473 #ifdef RTE_LIBRTE_IXGBE_BYPASS
474         struct ixgbe_bypass_info    bps;
475 #endif /* RTE_LIBRTE_IXGBE_BYPASS */
476         struct ixgbe_filter_info    filter;
477         struct ixgbe_l2_tn_info     l2_tn;
478         struct ixgbe_bw_conf        bw_conf;
479 #ifdef RTE_LIBRTE_SECURITY
480         struct ixgbe_ipsec          ipsec;
481 #endif
482         bool rx_bulk_alloc_allowed;
483         bool rx_vec_allowed;
484         struct rte_timecounter      systime_tc;
485         struct rte_timecounter      rx_tstamp_tc;
486         struct rte_timecounter      tx_tstamp_tc;
487         struct ixgbe_tm_conf        tm_conf;
488 };
489
490 struct ixgbe_vf_representor {
491         uint16_t vf_id;
492         uint16_t switch_domain_id;
493         struct rte_eth_dev *pf_ethdev;
494 };
495
496 int ixgbe_vf_representor_init(struct rte_eth_dev *ethdev, void *init_params);
497 int ixgbe_vf_representor_uninit(struct rte_eth_dev *ethdev);
498
499 #define IXGBE_DEV_PRIVATE_TO_HW(adapter)\
500         (&((struct ixgbe_adapter *)adapter)->hw)
501
502 #define IXGBE_DEV_PRIVATE_TO_STATS(adapter) \
503         (&((struct ixgbe_adapter *)adapter)->stats)
504
505 #define IXGBE_DEV_PRIVATE_TO_MACSEC_STATS(adapter) \
506         (&((struct ixgbe_adapter *)adapter)->macsec_stats)
507
508 #define IXGBE_DEV_PRIVATE_TO_INTR(adapter) \
509         (&((struct ixgbe_adapter *)adapter)->intr)
510
511 #define IXGBE_DEV_PRIVATE_TO_FDIR_INFO(adapter) \
512         (&((struct ixgbe_adapter *)adapter)->fdir)
513
514 #define IXGBE_DEV_PRIVATE_TO_STAT_MAPPINGS(adapter) \
515         (&((struct ixgbe_adapter *)adapter)->stat_mappings)
516
517 #define IXGBE_DEV_PRIVATE_TO_VFTA(adapter) \
518         (&((struct ixgbe_adapter *)adapter)->shadow_vfta)
519
520 #define IXGBE_DEV_PRIVATE_TO_HWSTRIP_BITMAP(adapter) \
521         (&((struct ixgbe_adapter *)adapter)->hwstrip)
522
523 #define IXGBE_DEV_PRIVATE_TO_DCB_CFG(adapter) \
524         (&((struct ixgbe_adapter *)adapter)->dcb_config)
525
526 #define IXGBE_DEV_PRIVATE_TO_P_VFDATA(adapter) \
527         (&((struct ixgbe_adapter *)adapter)->vfdata)
528
529 #define IXGBE_DEV_PRIVATE_TO_PFDATA(adapter) \
530         (&((struct ixgbe_adapter *)adapter)->mr_data)
531
532 #define IXGBE_DEV_PRIVATE_TO_UTA(adapter) \
533         (&((struct ixgbe_adapter *)adapter)->uta_info)
534
535 #define IXGBE_DEV_PRIVATE_TO_FILTER_INFO(adapter) \
536         (&((struct ixgbe_adapter *)adapter)->filter)
537
538 #define IXGBE_DEV_PRIVATE_TO_L2_TN_INFO(adapter) \
539         (&((struct ixgbe_adapter *)adapter)->l2_tn)
540
541 #define IXGBE_DEV_PRIVATE_TO_BW_CONF(adapter) \
542         (&((struct ixgbe_adapter *)adapter)->bw_conf)
543
544 #define IXGBE_DEV_PRIVATE_TO_TM_CONF(adapter) \
545         (&((struct ixgbe_adapter *)adapter)->tm_conf)
546
547 #define IXGBE_DEV_PRIVATE_TO_IPSEC(adapter)\
548         (&((struct ixgbe_adapter *)adapter)->ipsec)
549
550 /*
551  * RX/TX function prototypes
552  */
553 void ixgbe_dev_clear_queues(struct rte_eth_dev *dev);
554
555 void ixgbe_dev_free_queues(struct rte_eth_dev *dev);
556
557 void ixgbe_dev_rx_queue_release(void *rxq);
558
559 void ixgbe_dev_tx_queue_release(void *txq);
560
561 int  ixgbe_dev_rx_queue_setup(struct rte_eth_dev *dev, uint16_t rx_queue_id,
562                 uint16_t nb_rx_desc, unsigned int socket_id,
563                 const struct rte_eth_rxconf *rx_conf,
564                 struct rte_mempool *mb_pool);
565
566 int  ixgbe_dev_tx_queue_setup(struct rte_eth_dev *dev, uint16_t tx_queue_id,
567                 uint16_t nb_tx_desc, unsigned int socket_id,
568                 const struct rte_eth_txconf *tx_conf);
569
570 uint32_t ixgbe_dev_rx_queue_count(struct rte_eth_dev *dev,
571                 uint16_t rx_queue_id);
572
573 int ixgbe_dev_rx_descriptor_done(void *rx_queue, uint16_t offset);
574
575 int ixgbe_dev_rx_descriptor_status(void *rx_queue, uint16_t offset);
576 int ixgbe_dev_tx_descriptor_status(void *tx_queue, uint16_t offset);
577
578 int ixgbe_dev_rx_init(struct rte_eth_dev *dev);
579
580 void ixgbe_dev_tx_init(struct rte_eth_dev *dev);
581
582 int ixgbe_dev_rxtx_start(struct rte_eth_dev *dev);
583
584 int ixgbe_dev_rx_queue_start(struct rte_eth_dev *dev, uint16_t rx_queue_id);
585
586 int ixgbe_dev_rx_queue_stop(struct rte_eth_dev *dev, uint16_t rx_queue_id);
587
588 int ixgbe_dev_tx_queue_start(struct rte_eth_dev *dev, uint16_t tx_queue_id);
589
590 int ixgbe_dev_tx_queue_stop(struct rte_eth_dev *dev, uint16_t tx_queue_id);
591
592 void ixgbe_rxq_info_get(struct rte_eth_dev *dev, uint16_t queue_id,
593         struct rte_eth_rxq_info *qinfo);
594
595 void ixgbe_txq_info_get(struct rte_eth_dev *dev, uint16_t queue_id,
596         struct rte_eth_txq_info *qinfo);
597
598 int ixgbevf_dev_rx_init(struct rte_eth_dev *dev);
599
600 void ixgbevf_dev_tx_init(struct rte_eth_dev *dev);
601
602 void ixgbevf_dev_rxtx_start(struct rte_eth_dev *dev);
603
604 uint16_t ixgbe_recv_pkts(void *rx_queue, struct rte_mbuf **rx_pkts,
605                 uint16_t nb_pkts);
606
607 uint16_t ixgbe_recv_pkts_bulk_alloc(void *rx_queue, struct rte_mbuf **rx_pkts,
608                                     uint16_t nb_pkts);
609
610 uint16_t ixgbe_recv_pkts_lro_single_alloc(void *rx_queue,
611                 struct rte_mbuf **rx_pkts, uint16_t nb_pkts);
612 uint16_t ixgbe_recv_pkts_lro_bulk_alloc(void *rx_queue,
613                 struct rte_mbuf **rx_pkts, uint16_t nb_pkts);
614
615 uint16_t ixgbe_xmit_pkts(void *tx_queue, struct rte_mbuf **tx_pkts,
616                 uint16_t nb_pkts);
617
618 uint16_t ixgbe_xmit_pkts_simple(void *tx_queue, struct rte_mbuf **tx_pkts,
619                 uint16_t nb_pkts);
620
621 uint16_t ixgbe_prep_pkts(void *tx_queue, struct rte_mbuf **tx_pkts,
622                 uint16_t nb_pkts);
623
624 int ixgbe_dev_rss_hash_update(struct rte_eth_dev *dev,
625                               struct rte_eth_rss_conf *rss_conf);
626
627 int ixgbe_dev_rss_hash_conf_get(struct rte_eth_dev *dev,
628                                 struct rte_eth_rss_conf *rss_conf);
629
630 uint16_t ixgbe_reta_size_get(enum ixgbe_mac_type mac_type);
631
632 uint32_t ixgbe_reta_reg_get(enum ixgbe_mac_type mac_type, uint16_t reta_idx);
633
634 uint32_t ixgbe_mrqc_reg_get(enum ixgbe_mac_type mac_type);
635
636 uint32_t ixgbe_rssrk_reg_get(enum ixgbe_mac_type mac_type, uint8_t i);
637
638 bool ixgbe_rss_update_sp(enum ixgbe_mac_type mac_type);
639
640 int ixgbe_add_del_ntuple_filter(struct rte_eth_dev *dev,
641                         struct rte_eth_ntuple_filter *filter,
642                         bool add);
643 int ixgbe_add_del_ethertype_filter(struct rte_eth_dev *dev,
644                         struct rte_eth_ethertype_filter *filter,
645                         bool add);
646 int ixgbe_syn_filter_set(struct rte_eth_dev *dev,
647                         struct rte_eth_syn_filter *filter,
648                         bool add);
649 int
650 ixgbe_dev_l2_tunnel_filter_add(struct rte_eth_dev *dev,
651                                struct rte_eth_l2_tunnel_conf *l2_tunnel,
652                                bool restore);
653 int
654 ixgbe_dev_l2_tunnel_filter_del(struct rte_eth_dev *dev,
655                                struct rte_eth_l2_tunnel_conf *l2_tunnel);
656 void ixgbe_filterlist_init(void);
657 void ixgbe_filterlist_flush(void);
658 /*
659  * Flow director function prototypes
660  */
661 int ixgbe_fdir_configure(struct rte_eth_dev *dev);
662 int ixgbe_fdir_set_input_mask(struct rte_eth_dev *dev);
663 int ixgbe_fdir_set_flexbytes_offset(struct rte_eth_dev *dev,
664                                     uint16_t offset);
665 int ixgbe_fdir_filter_program(struct rte_eth_dev *dev,
666                               struct ixgbe_fdir_rule *rule,
667                               bool del, bool update);
668
669 void ixgbe_configure_dcb(struct rte_eth_dev *dev);
670
671 int
672 ixgbe_dev_link_update_share(struct rte_eth_dev *dev,
673                             int wait_to_complete, int vf);
674
675 /*
676  * misc function prototypes
677  */
678 void ixgbe_vlan_hw_filter_enable(struct rte_eth_dev *dev);
679
680 void ixgbe_vlan_hw_filter_disable(struct rte_eth_dev *dev);
681
682 void ixgbe_vlan_hw_strip_config(struct rte_eth_dev *dev);
683
684 void ixgbe_pf_host_init(struct rte_eth_dev *eth_dev);
685
686 void ixgbe_pf_host_uninit(struct rte_eth_dev *eth_dev);
687
688 void ixgbe_pf_mbx_process(struct rte_eth_dev *eth_dev);
689
690 int ixgbe_pf_host_configure(struct rte_eth_dev *eth_dev);
691
692 uint32_t ixgbe_convert_vm_rx_mask_to_val(uint16_t rx_mask, uint32_t orig_val);
693
694 int ixgbe_fdir_ctrl_func(struct rte_eth_dev *dev,
695                         enum rte_filter_op filter_op, void *arg);
696 void ixgbe_fdir_filter_restore(struct rte_eth_dev *dev);
697 int ixgbe_clear_all_fdir_filter(struct rte_eth_dev *dev);
698
699 extern const struct rte_flow_ops ixgbe_flow_ops;
700
701 void ixgbe_clear_all_ethertype_filter(struct rte_eth_dev *dev);
702 void ixgbe_clear_all_ntuple_filter(struct rte_eth_dev *dev);
703 void ixgbe_clear_syn_filter(struct rte_eth_dev *dev);
704 int ixgbe_clear_all_l2_tn_filter(struct rte_eth_dev *dev);
705
706 int ixgbe_disable_sec_tx_path_generic(struct ixgbe_hw *hw);
707
708 int ixgbe_enable_sec_tx_path_generic(struct ixgbe_hw *hw);
709
710 int ixgbe_vt_check(struct ixgbe_hw *hw);
711 int ixgbe_set_vf_rate_limit(struct rte_eth_dev *dev, uint16_t vf,
712                             uint16_t tx_rate, uint64_t q_msk);
713 bool is_ixgbe_supported(struct rte_eth_dev *dev);
714 int ixgbe_tm_ops_get(struct rte_eth_dev *dev, void *ops);
715 void ixgbe_tm_conf_init(struct rte_eth_dev *dev);
716 void ixgbe_tm_conf_uninit(struct rte_eth_dev *dev);
717 int ixgbe_set_queue_rate_limit(struct rte_eth_dev *dev, uint16_t queue_idx,
718                                uint16_t tx_rate);
719 int ixgbe_rss_conf_init(struct ixgbe_rte_flow_rss_conf *out,
720                         const struct rte_flow_action_rss *in);
721 int ixgbe_action_rss_same(const struct rte_flow_action_rss *comp,
722                           const struct rte_flow_action_rss *with);
723 int ixgbe_config_rss_filter(struct rte_eth_dev *dev,
724                 struct ixgbe_rte_flow_rss_conf *conf, bool add);
725
726 static inline int
727 ixgbe_ethertype_filter_lookup(struct ixgbe_filter_info *filter_info,
728                               uint16_t ethertype)
729 {
730         int i;
731
732         for (i = 0; i < IXGBE_MAX_ETQF_FILTERS; i++) {
733                 if (filter_info->ethertype_filters[i].ethertype == ethertype &&
734                     (filter_info->ethertype_mask & (1 << i)))
735                         return i;
736         }
737         return -1;
738 }
739
740 static inline int
741 ixgbe_ethertype_filter_insert(struct ixgbe_filter_info *filter_info,
742                               struct ixgbe_ethertype_filter *ethertype_filter)
743 {
744         int i;
745
746         for (i = 0; i < IXGBE_MAX_ETQF_FILTERS; i++) {
747                 if (!(filter_info->ethertype_mask & (1 << i))) {
748                         filter_info->ethertype_mask |= 1 << i;
749                         filter_info->ethertype_filters[i].ethertype =
750                                 ethertype_filter->ethertype;
751                         filter_info->ethertype_filters[i].etqf =
752                                 ethertype_filter->etqf;
753                         filter_info->ethertype_filters[i].etqs =
754                                 ethertype_filter->etqs;
755                         filter_info->ethertype_filters[i].conf =
756                                 ethertype_filter->conf;
757                         return i;
758                 }
759         }
760         return -1;
761 }
762
763 static inline int
764 ixgbe_ethertype_filter_remove(struct ixgbe_filter_info *filter_info,
765                               uint8_t idx)
766 {
767         if (idx >= IXGBE_MAX_ETQF_FILTERS)
768                 return -1;
769         filter_info->ethertype_mask &= ~(1 << idx);
770         filter_info->ethertype_filters[idx].ethertype = 0;
771         filter_info->ethertype_filters[idx].etqf = 0;
772         filter_info->ethertype_filters[idx].etqs = 0;
773         filter_info->ethertype_filters[idx].etqs = FALSE;
774         return idx;
775 }
776
777 #endif /* _IXGBE_ETHDEV_H_ */