net/ixgbe: remove memory barrier from NEON Rx
[dpdk.git] / drivers / net / ixgbe / ixgbe_rxtx_vec_neon.c
1 /* SPDX-License-Identifier: BSD-3-Clause
2  * Copyright(c) 2010-2015 Intel Corporation
3  */
4
5 #include <stdint.h>
6 #include <rte_ethdev_driver.h>
7 #include <rte_malloc.h>
8
9 #include "ixgbe_ethdev.h"
10 #include "ixgbe_rxtx.h"
11 #include "ixgbe_rxtx_vec_common.h"
12
13 #include <arm_neon.h>
14
15 #pragma GCC diagnostic ignored "-Wcast-qual"
16
17 static inline void
18 ixgbe_rxq_rearm(struct ixgbe_rx_queue *rxq)
19 {
20         int i;
21         uint16_t rx_id;
22         volatile union ixgbe_adv_rx_desc *rxdp;
23         struct ixgbe_rx_entry *rxep = &rxq->sw_ring[rxq->rxrearm_start];
24         struct rte_mbuf *mb0, *mb1;
25         uint64x2_t dma_addr0, dma_addr1;
26         uint64x2_t zero = vdupq_n_u64(0);
27         uint64_t paddr;
28         uint8x8_t p;
29
30         rxdp = rxq->rx_ring + rxq->rxrearm_start;
31
32         /* Pull 'n' more MBUFs into the software ring */
33         if (unlikely(rte_mempool_get_bulk(rxq->mb_pool,
34                                           (void *)rxep,
35                                           RTE_IXGBE_RXQ_REARM_THRESH) < 0)) {
36                 if (rxq->rxrearm_nb + RTE_IXGBE_RXQ_REARM_THRESH >=
37                     rxq->nb_rx_desc) {
38                         for (i = 0; i < RTE_IXGBE_DESCS_PER_LOOP; i++) {
39                                 rxep[i].mbuf = &rxq->fake_mbuf;
40                                 vst1q_u64((uint64_t *)&rxdp[i].read,
41                                           zero);
42                         }
43                 }
44                 rte_eth_devices[rxq->port_id].data->rx_mbuf_alloc_failed +=
45                         RTE_IXGBE_RXQ_REARM_THRESH;
46                 return;
47         }
48
49         p = vld1_u8((uint8_t *)&rxq->mbuf_initializer);
50
51         /* Initialize the mbufs in vector, process 2 mbufs in one loop */
52         for (i = 0; i < RTE_IXGBE_RXQ_REARM_THRESH; i += 2, rxep += 2) {
53                 mb0 = rxep[0].mbuf;
54                 mb1 = rxep[1].mbuf;
55
56                 /*
57                  * Flush mbuf with pkt template.
58                  * Data to be rearmed is 6 bytes long.
59                  */
60                 vst1_u8((uint8_t *)&mb0->rearm_data, p);
61                 paddr = mb0->buf_iova + RTE_PKTMBUF_HEADROOM;
62                 dma_addr0 = vsetq_lane_u64(paddr, zero, 0);
63                 /* flush desc with pa dma_addr */
64                 vst1q_u64((uint64_t *)&rxdp++->read, dma_addr0);
65
66                 vst1_u8((uint8_t *)&mb1->rearm_data, p);
67                 paddr = mb1->buf_iova + RTE_PKTMBUF_HEADROOM;
68                 dma_addr1 = vsetq_lane_u64(paddr, zero, 0);
69                 vst1q_u64((uint64_t *)&rxdp++->read, dma_addr1);
70         }
71
72         rxq->rxrearm_start += RTE_IXGBE_RXQ_REARM_THRESH;
73         if (rxq->rxrearm_start >= rxq->nb_rx_desc)
74                 rxq->rxrearm_start = 0;
75
76         rxq->rxrearm_nb -= RTE_IXGBE_RXQ_REARM_THRESH;
77
78         rx_id = (uint16_t)((rxq->rxrearm_start == 0) ?
79                              (rxq->nb_rx_desc - 1) : (rxq->rxrearm_start - 1));
80
81         /* Update the tail pointer on the NIC */
82         IXGBE_PCI_REG_WRITE(rxq->rdt_reg_addr, rx_id);
83 }
84
85 #define VTAG_SHIFT     (3)
86
87 static inline void
88 desc_to_olflags_v(uint8x16x2_t sterr_tmp1, uint8x16x2_t sterr_tmp2,
89                   uint8x16_t staterr, struct rte_mbuf **rx_pkts)
90 {
91         uint8x16_t ptype;
92         uint8x16_t vtag;
93
94         union {
95                 uint8_t e[4];
96                 uint32_t word;
97         } vol;
98
99         const uint8x16_t pkttype_msk = {
100                         PKT_RX_VLAN, PKT_RX_VLAN,
101                         PKT_RX_VLAN, PKT_RX_VLAN,
102                         0x00, 0x00, 0x00, 0x00,
103                         0x00, 0x00, 0x00, 0x00,
104                         0x00, 0x00, 0x00, 0x00};
105
106         const uint8x16_t rsstype_msk = {
107                         0x0F, 0x0F, 0x0F, 0x0F,
108                         0x00, 0x00, 0x00, 0x00,
109                         0x00, 0x00, 0x00, 0x00,
110                         0x00, 0x00, 0x00, 0x00};
111
112         const uint8x16_t rss_flags = {
113                         0, PKT_RX_RSS_HASH, PKT_RX_RSS_HASH, PKT_RX_RSS_HASH,
114                         0, PKT_RX_RSS_HASH, 0, PKT_RX_RSS_HASH,
115                         PKT_RX_RSS_HASH, 0, 0, 0,
116                         0, 0, 0, PKT_RX_FDIR};
117
118         ptype = vzipq_u8(sterr_tmp1.val[0], sterr_tmp2.val[0]).val[0];
119         ptype = vandq_u8(ptype, rsstype_msk);
120         ptype = vqtbl1q_u8(rss_flags, ptype);
121
122         vtag = vshrq_n_u8(staterr, VTAG_SHIFT);
123         vtag = vandq_u8(vtag, pkttype_msk);
124         vtag = vorrq_u8(ptype, vtag);
125
126         vol.word = vgetq_lane_u32(vreinterpretq_u32_u8(vtag), 0);
127
128         rx_pkts[0]->ol_flags = vol.e[0];
129         rx_pkts[1]->ol_flags = vol.e[1];
130         rx_pkts[2]->ol_flags = vol.e[2];
131         rx_pkts[3]->ol_flags = vol.e[3];
132 }
133
134 /*
135  * vPMD raw receive routine, only accept(nb_pkts >= RTE_IXGBE_DESCS_PER_LOOP)
136  *
137  * Notice:
138  * - nb_pkts < RTE_IXGBE_DESCS_PER_LOOP, just return no packet
139  * - nb_pkts > RTE_IXGBE_MAX_RX_BURST, only scan RTE_IXGBE_MAX_RX_BURST
140  *   numbers of DD bit
141  * - floor align nb_pkts to a RTE_IXGBE_DESC_PER_LOOP power-of-two
142  * - don't support ol_flags for rss and csum err
143  */
144
145 #define IXGBE_VPMD_DESC_DD_MASK         0x01010101
146 #define IXGBE_VPMD_DESC_EOP_MASK        0x02020202
147
148 static inline uint16_t
149 _recv_raw_pkts_vec(struct ixgbe_rx_queue *rxq, struct rte_mbuf **rx_pkts,
150                    uint16_t nb_pkts, uint8_t *split_packet)
151 {
152         volatile union ixgbe_adv_rx_desc *rxdp;
153         struct ixgbe_rx_entry *sw_ring;
154         uint16_t nb_pkts_recd;
155         int pos;
156         uint8x16_t shuf_msk = {
157                 0xFF, 0xFF,
158                 0xFF, 0xFF,  /* skip 32 bits pkt_type */
159                 12, 13,      /* octet 12~13, low 16 bits pkt_len */
160                 0xFF, 0xFF,  /* skip high 16 bits pkt_len, zero out */
161                 12, 13,      /* octet 12~13, 16 bits data_len */
162                 14, 15,      /* octet 14~15, low 16 bits vlan_macip */
163                 4, 5, 6, 7  /* octet 4~7, 32bits rss */
164                 };
165         uint16x8_t crc_adjust = {0, 0, rxq->crc_len, 0,
166                                  rxq->crc_len, 0, 0, 0};
167
168         /* nb_pkts shall be less equal than RTE_IXGBE_MAX_RX_BURST */
169         nb_pkts = RTE_MIN(nb_pkts, RTE_IXGBE_MAX_RX_BURST);
170
171         /* nb_pkts has to be floor-aligned to RTE_IXGBE_DESCS_PER_LOOP */
172         nb_pkts = RTE_ALIGN_FLOOR(nb_pkts, RTE_IXGBE_DESCS_PER_LOOP);
173
174         /* Just the act of getting into the function from the application is
175          * going to cost about 7 cycles
176          */
177         rxdp = rxq->rx_ring + rxq->rx_tail;
178
179         rte_prefetch_non_temporal(rxdp);
180
181         /* See if we need to rearm the RX queue - gives the prefetch a bit
182          * of time to act
183          */
184         if (rxq->rxrearm_nb > RTE_IXGBE_RXQ_REARM_THRESH)
185                 ixgbe_rxq_rearm(rxq);
186
187         /* Before we start moving massive data around, check to see if
188          * there is actually a packet available
189          */
190         if (!(rxdp->wb.upper.status_error &
191                                 rte_cpu_to_le_32(IXGBE_RXDADV_STAT_DD)))
192                 return 0;
193
194         /* Cache is empty -> need to scan the buffer rings, but first move
195          * the next 'n' mbufs into the cache
196          */
197         sw_ring = &rxq->sw_ring[rxq->rx_tail];
198
199         /* A. load 4 packet in one loop
200          * B. copy 4 mbuf point from swring to rx_pkts
201          * C. calc the number of DD bits among the 4 packets
202          * [C*. extract the end-of-packet bit, if requested]
203          * D. fill info. from desc to mbuf
204          */
205         for (pos = 0, nb_pkts_recd = 0; pos < nb_pkts;
206                         pos += RTE_IXGBE_DESCS_PER_LOOP,
207                         rxdp += RTE_IXGBE_DESCS_PER_LOOP) {
208                 uint64x2_t descs[RTE_IXGBE_DESCS_PER_LOOP];
209                 uint8x16_t pkt_mb1, pkt_mb2, pkt_mb3, pkt_mb4;
210                 uint8x16x2_t sterr_tmp1, sterr_tmp2;
211                 uint64x2_t mbp1, mbp2;
212                 uint8x16_t staterr;
213                 uint16x8_t tmp;
214                 uint32_t var = 0;
215                 uint32_t stat;
216
217                 /* B.1 load 2 mbuf point */
218                 mbp1 = vld1q_u64((uint64_t *)&sw_ring[pos]);
219
220                 /* B.2 copy 2 mbuf point into rx_pkts  */
221                 vst1q_u64((uint64_t *)&rx_pkts[pos], mbp1);
222
223                 /* B.1 load 2 mbuf point */
224                 mbp2 = vld1q_u64((uint64_t *)&sw_ring[pos + 2]);
225
226                 /* A. load 4 pkts descs */
227                 descs[0] =  vld1q_u64((uint64_t *)(rxdp));
228                 descs[1] =  vld1q_u64((uint64_t *)(rxdp + 1));
229                 descs[2] =  vld1q_u64((uint64_t *)(rxdp + 2));
230                 descs[3] =  vld1q_u64((uint64_t *)(rxdp + 3));
231
232                 /* B.2 copy 2 mbuf point into rx_pkts  */
233                 vst1q_u64((uint64_t *)&rx_pkts[pos + 2], mbp2);
234
235                 if (split_packet) {
236                         rte_mbuf_prefetch_part2(rx_pkts[pos]);
237                         rte_mbuf_prefetch_part2(rx_pkts[pos + 1]);
238                         rte_mbuf_prefetch_part2(rx_pkts[pos + 2]);
239                         rte_mbuf_prefetch_part2(rx_pkts[pos + 3]);
240                 }
241
242                 /* D.1 pkt 3,4 convert format from desc to pktmbuf */
243                 pkt_mb4 = vqtbl1q_u8(vreinterpretq_u8_u64(descs[3]), shuf_msk);
244                 pkt_mb3 = vqtbl1q_u8(vreinterpretq_u8_u64(descs[2]), shuf_msk);
245
246                 /* D.1 pkt 1,2 convert format from desc to pktmbuf */
247                 pkt_mb2 = vqtbl1q_u8(vreinterpretq_u8_u64(descs[1]), shuf_msk);
248                 pkt_mb1 = vqtbl1q_u8(vreinterpretq_u8_u64(descs[0]), shuf_msk);
249
250                 /* C.1 4=>2 filter staterr info only */
251                 sterr_tmp2 = vzipq_u8(vreinterpretq_u8_u64(descs[1]),
252                                       vreinterpretq_u8_u64(descs[3]));
253                 /* C.1 4=>2 filter staterr info only */
254                 sterr_tmp1 = vzipq_u8(vreinterpretq_u8_u64(descs[0]),
255                                       vreinterpretq_u8_u64(descs[2]));
256
257                 /* C.2 get 4 pkts staterr value  */
258                 staterr = vzipq_u8(sterr_tmp1.val[1], sterr_tmp2.val[1]).val[0];
259                 stat = vgetq_lane_u32(vreinterpretq_u32_u8(staterr), 0);
260
261                 /* set ol_flags with vlan packet type */
262                 desc_to_olflags_v(sterr_tmp1, sterr_tmp2, staterr,
263                                   &rx_pkts[pos]);
264
265                 /* D.2 pkt 3,4 set in_port/nb_seg and remove crc */
266                 tmp = vsubq_u16(vreinterpretq_u16_u8(pkt_mb4), crc_adjust);
267                 pkt_mb4 = vreinterpretq_u8_u16(tmp);
268                 tmp = vsubq_u16(vreinterpretq_u16_u8(pkt_mb3), crc_adjust);
269                 pkt_mb3 = vreinterpretq_u8_u16(tmp);
270
271                 /* D.3 copy final 3,4 data to rx_pkts */
272                 vst1q_u8((void *)&rx_pkts[pos + 3]->rx_descriptor_fields1,
273                          pkt_mb4);
274                 vst1q_u8((void *)&rx_pkts[pos + 2]->rx_descriptor_fields1,
275                          pkt_mb3);
276
277                 /* D.2 pkt 1,2 set in_port/nb_seg and remove crc */
278                 tmp = vsubq_u16(vreinterpretq_u16_u8(pkt_mb2), crc_adjust);
279                 pkt_mb2 = vreinterpretq_u8_u16(tmp);
280                 tmp = vsubq_u16(vreinterpretq_u16_u8(pkt_mb1), crc_adjust);
281                 pkt_mb1 = vreinterpretq_u8_u16(tmp);
282
283                 /* C* extract and record EOP bit */
284                 if (split_packet) {
285                         /* and with mask to extract bits, flipping 1-0 */
286                         *(int *)split_packet = ~stat & IXGBE_VPMD_DESC_EOP_MASK;
287
288                         split_packet += RTE_IXGBE_DESCS_PER_LOOP;
289                 }
290
291                 rte_prefetch_non_temporal(rxdp + RTE_IXGBE_DESCS_PER_LOOP);
292
293                 /* D.3 copy final 1,2 data to rx_pkts */
294                 vst1q_u8((uint8_t *)&rx_pkts[pos + 1]->rx_descriptor_fields1,
295                          pkt_mb2);
296                 vst1q_u8((uint8_t *)&rx_pkts[pos]->rx_descriptor_fields1,
297                          pkt_mb1);
298
299                 stat &= IXGBE_VPMD_DESC_DD_MASK;
300
301                 /* C.4 calc avaialbe number of desc */
302                 if (likely(stat != IXGBE_VPMD_DESC_DD_MASK)) {
303                         while (stat & 0x01) {
304                                 ++var;
305                                 stat = stat >> 8;
306                         }
307                         nb_pkts_recd += var;
308                         break;
309                 } else {
310                         nb_pkts_recd += RTE_IXGBE_DESCS_PER_LOOP;
311                 }
312         }
313
314         /* Update our internal tail pointer */
315         rxq->rx_tail = (uint16_t)(rxq->rx_tail + nb_pkts_recd);
316         rxq->rx_tail = (uint16_t)(rxq->rx_tail & (rxq->nb_rx_desc - 1));
317         rxq->rxrearm_nb = (uint16_t)(rxq->rxrearm_nb + nb_pkts_recd);
318
319         return nb_pkts_recd;
320 }
321
322 /*
323  * vPMD receive routine, only accept(nb_pkts >= RTE_IXGBE_DESCS_PER_LOOP)
324  *
325  * Notice:
326  * - nb_pkts < RTE_IXGBE_DESCS_PER_LOOP, just return no packet
327  * - nb_pkts > RTE_IXGBE_MAX_RX_BURST, only scan RTE_IXGBE_MAX_RX_BURST
328  *   numbers of DD bit
329  * - floor align nb_pkts to a RTE_IXGBE_DESC_PER_LOOP power-of-two
330  * - don't support ol_flags for rss and csum err
331  */
332 uint16_t
333 ixgbe_recv_pkts_vec(void *rx_queue, struct rte_mbuf **rx_pkts,
334                 uint16_t nb_pkts)
335 {
336         return _recv_raw_pkts_vec(rx_queue, rx_pkts, nb_pkts, NULL);
337 }
338
339 /*
340  * vPMD receive routine that reassembles scattered packets
341  *
342  * Notice:
343  * - don't support ol_flags for rss and csum err
344  * - nb_pkts < RTE_IXGBE_DESCS_PER_LOOP, just return no packet
345  * - nb_pkts > RTE_IXGBE_MAX_RX_BURST, only scan RTE_IXGBE_MAX_RX_BURST
346  *   numbers of DD bit
347  * - floor align nb_pkts to a RTE_IXGBE_DESC_PER_LOOP power-of-two
348  */
349 uint16_t
350 ixgbe_recv_scattered_pkts_vec(void *rx_queue, struct rte_mbuf **rx_pkts,
351                 uint16_t nb_pkts)
352 {
353         struct ixgbe_rx_queue *rxq = rx_queue;
354         uint8_t split_flags[RTE_IXGBE_MAX_RX_BURST] = {0};
355
356         /* get some new buffers */
357         uint16_t nb_bufs = _recv_raw_pkts_vec(rxq, rx_pkts, nb_pkts,
358                         split_flags);
359         if (nb_bufs == 0)
360                 return 0;
361
362         /* happy day case, full burst + no packets to be joined */
363         const uint64_t *split_fl64 = (uint64_t *)split_flags;
364         if (rxq->pkt_first_seg == NULL &&
365                         split_fl64[0] == 0 && split_fl64[1] == 0 &&
366                         split_fl64[2] == 0 && split_fl64[3] == 0)
367                 return nb_bufs;
368
369         /* reassemble any packets that need reassembly*/
370         unsigned int i = 0;
371         if (rxq->pkt_first_seg == NULL) {
372                 /* find the first split flag, and only reassemble then*/
373                 while (i < nb_bufs && !split_flags[i])
374                         i++;
375                 if (i == nb_bufs)
376                         return nb_bufs;
377         }
378         return i + reassemble_packets(rxq, &rx_pkts[i], nb_bufs - i,
379                 &split_flags[i]);
380 }
381
382 static inline void
383 vtx1(volatile union ixgbe_adv_tx_desc *txdp,
384                 struct rte_mbuf *pkt, uint64_t flags)
385 {
386         uint64x2_t descriptor = {
387                         pkt->buf_iova + pkt->data_off,
388                         (uint64_t)pkt->pkt_len << 46 | flags | pkt->data_len};
389
390         vst1q_u64((uint64_t *)&txdp->read, descriptor);
391 }
392
393 static inline void
394 vtx(volatile union ixgbe_adv_tx_desc *txdp,
395                 struct rte_mbuf **pkt, uint16_t nb_pkts,  uint64_t flags)
396 {
397         int i;
398
399         for (i = 0; i < nb_pkts; ++i, ++txdp, ++pkt)
400                 vtx1(txdp, *pkt, flags);
401 }
402
403 uint16_t
404 ixgbe_xmit_fixed_burst_vec(void *tx_queue, struct rte_mbuf **tx_pkts,
405                            uint16_t nb_pkts)
406 {
407         struct ixgbe_tx_queue *txq = (struct ixgbe_tx_queue *)tx_queue;
408         volatile union ixgbe_adv_tx_desc *txdp;
409         struct ixgbe_tx_entry_v *txep;
410         uint16_t n, nb_commit, tx_id;
411         uint64_t flags = DCMD_DTYP_FLAGS;
412         uint64_t rs = IXGBE_ADVTXD_DCMD_RS | DCMD_DTYP_FLAGS;
413         int i;
414
415         /* cross rx_thresh boundary is not allowed */
416         nb_pkts = RTE_MIN(nb_pkts, txq->tx_rs_thresh);
417
418         if (txq->nb_tx_free < txq->tx_free_thresh)
419                 ixgbe_tx_free_bufs(txq);
420
421         nb_commit = nb_pkts = (uint16_t)RTE_MIN(txq->nb_tx_free, nb_pkts);
422         if (unlikely(nb_pkts == 0))
423                 return 0;
424
425         tx_id = txq->tx_tail;
426         txdp = &txq->tx_ring[tx_id];
427         txep = &txq->sw_ring_v[tx_id];
428
429         txq->nb_tx_free = (uint16_t)(txq->nb_tx_free - nb_pkts);
430
431         n = (uint16_t)(txq->nb_tx_desc - tx_id);
432         if (nb_commit >= n) {
433                 tx_backlog_entry(txep, tx_pkts, n);
434
435                 for (i = 0; i < n - 1; ++i, ++tx_pkts, ++txdp)
436                         vtx1(txdp, *tx_pkts, flags);
437
438                 vtx1(txdp, *tx_pkts++, rs);
439
440                 nb_commit = (uint16_t)(nb_commit - n);
441
442                 tx_id = 0;
443                 txq->tx_next_rs = (uint16_t)(txq->tx_rs_thresh - 1);
444
445                 /* avoid reach the end of ring */
446                 txdp = &txq->tx_ring[tx_id];
447                 txep = &txq->sw_ring_v[tx_id];
448         }
449
450         tx_backlog_entry(txep, tx_pkts, nb_commit);
451
452         vtx(txdp, tx_pkts, nb_commit, flags);
453
454         tx_id = (uint16_t)(tx_id + nb_commit);
455         if (tx_id > txq->tx_next_rs) {
456                 txq->tx_ring[txq->tx_next_rs].read.cmd_type_len |=
457                         rte_cpu_to_le_32(IXGBE_ADVTXD_DCMD_RS);
458                 txq->tx_next_rs = (uint16_t)(txq->tx_next_rs +
459                         txq->tx_rs_thresh);
460         }
461
462         txq->tx_tail = tx_id;
463
464         IXGBE_PCI_REG_WRITE(txq->tdt_reg_addr, txq->tx_tail);
465
466         return nb_pkts;
467 }
468
469 static void __attribute__((cold))
470 ixgbe_tx_queue_release_mbufs_vec(struct ixgbe_tx_queue *txq)
471 {
472         _ixgbe_tx_queue_release_mbufs_vec(txq);
473 }
474
475 void __attribute__((cold))
476 ixgbe_rx_queue_release_mbufs_vec(struct ixgbe_rx_queue *rxq)
477 {
478         _ixgbe_rx_queue_release_mbufs_vec(rxq);
479 }
480
481 static void __attribute__((cold))
482 ixgbe_tx_free_swring(struct ixgbe_tx_queue *txq)
483 {
484         _ixgbe_tx_free_swring_vec(txq);
485 }
486
487 static void __attribute__((cold))
488 ixgbe_reset_tx_queue(struct ixgbe_tx_queue *txq)
489 {
490         _ixgbe_reset_tx_queue_vec(txq);
491 }
492
493 static const struct ixgbe_txq_ops vec_txq_ops = {
494         .release_mbufs = ixgbe_tx_queue_release_mbufs_vec,
495         .free_swring = ixgbe_tx_free_swring,
496         .reset = ixgbe_reset_tx_queue,
497 };
498
499 int __attribute__((cold))
500 ixgbe_rxq_vec_setup(struct ixgbe_rx_queue *rxq)
501 {
502         return ixgbe_rxq_vec_setup_default(rxq);
503 }
504
505 int __attribute__((cold))
506 ixgbe_txq_vec_setup(struct ixgbe_tx_queue *txq)
507 {
508         return ixgbe_txq_vec_setup_default(txq, &vec_txq_ops);
509 }
510
511 int __attribute__((cold))
512 ixgbe_rx_vec_dev_conf_condition_check(struct rte_eth_dev *dev)
513 {
514         struct rte_eth_rxmode *rxmode = &dev->data->dev_conf.rxmode;
515
516         /* no csum error report support */
517         if (rxmode->offloads & DEV_RX_OFFLOAD_CHECKSUM)
518                 return -1;
519
520         return ixgbe_rx_vec_dev_conf_condition_check_default(dev);
521 }