net/mlx5: use indexed pool as id generator
[dpdk.git] / drivers / net / mlx5 / mlx5.h
1 /* SPDX-License-Identifier: BSD-3-Clause
2  * Copyright 2015 6WIND S.A.
3  * Copyright 2015 Mellanox Technologies, Ltd
4  */
5
6 #ifndef RTE_PMD_MLX5_H_
7 #define RTE_PMD_MLX5_H_
8
9 #include <stddef.h>
10 #include <stdbool.h>
11 #include <stdint.h>
12 #include <limits.h>
13 #include <netinet/in.h>
14 #include <sys/queue.h>
15
16 #include <rte_pci.h>
17 #include <rte_ether.h>
18 #include <rte_ethdev_driver.h>
19 #include <rte_rwlock.h>
20 #include <rte_interrupts.h>
21 #include <rte_errno.h>
22 #include <rte_flow.h>
23
24 #include <mlx5_glue.h>
25 #include <mlx5_devx_cmds.h>
26 #include <mlx5_prm.h>
27 #include <mlx5_common_mp.h>
28 #include <mlx5_common_mr.h>
29
30 #include "mlx5_defs.h"
31 #include "mlx5_utils.h"
32 #include "mlx5_os.h"
33 #include "mlx5_autoconf.h"
34
35 enum mlx5_ipool_index {
36 #ifdef HAVE_IBV_FLOW_DV_SUPPORT
37         MLX5_IPOOL_DECAP_ENCAP = 0, /* Pool for encap/decap resource. */
38         MLX5_IPOOL_PUSH_VLAN, /* Pool for push vlan resource. */
39         MLX5_IPOOL_TAG, /* Pool for tag resource. */
40         MLX5_IPOOL_PORT_ID, /* Pool for port id resource. */
41         MLX5_IPOOL_JUMP, /* Pool for jump resource. */
42         MLX5_IPOOL_SAMPLE, /* Pool for sample resource. */
43         MLX5_IPOOL_DEST_ARRAY, /* Pool for destination array resource. */
44 #endif
45         MLX5_IPOOL_MTR, /* Pool for meter resource. */
46         MLX5_IPOOL_MCP, /* Pool for metadata resource. */
47         MLX5_IPOOL_HRXQ, /* Pool for hrxq resource. */
48         MLX5_IPOOL_MLX5_FLOW, /* Pool for mlx5 flow handle. */
49         MLX5_IPOOL_RTE_FLOW, /* Pool for rte_flow. */
50         MLX5_IPOOL_RSS_EXPANTION_FLOW_ID, /* Pool for Queue/RSS flow ID. */
51         MLX5_IPOOL_TUNNEL_ID, /* Pool for flow tunnel ID. */
52         MLX5_IPOOL_TNL_TBL_ID, /* Pool for tunnel table ID. */
53         MLX5_IPOOL_MAX,
54 };
55
56 /*
57  * There are three reclaim memory mode supported.
58  * 0(none) means no memory reclaim.
59  * 1(light) means only PMD level reclaim.
60  * 2(aggressive) means both PMD and rdma-core level reclaim.
61  */
62 enum mlx5_reclaim_mem_mode {
63         MLX5_RCM_NONE, /* Don't reclaim memory. */
64         MLX5_RCM_LIGHT, /* Reclaim PMD level. */
65         MLX5_RCM_AGGR, /* Reclaim PMD and rdma-core level. */
66 };
67
68 /* Device attributes used in mlx5 PMD */
69 struct mlx5_dev_attr {
70         uint64_t        device_cap_flags_ex;
71         int             max_qp_wr;
72         int             max_sge;
73         int             max_cq;
74         int             max_qp;
75         uint32_t        raw_packet_caps;
76         uint32_t        max_rwq_indirection_table_size;
77         uint32_t        max_tso;
78         uint32_t        tso_supported_qpts;
79         uint64_t        flags;
80         uint64_t        comp_mask;
81         uint32_t        sw_parsing_offloads;
82         uint32_t        min_single_stride_log_num_of_bytes;
83         uint32_t        max_single_stride_log_num_of_bytes;
84         uint32_t        min_single_wqe_log_num_of_strides;
85         uint32_t        max_single_wqe_log_num_of_strides;
86         uint32_t        stride_supported_qpts;
87         uint32_t        tunnel_offloads_caps;
88         char            fw_ver[64];
89 };
90
91 /** Data associated with devices to spawn. */
92 struct mlx5_dev_spawn_data {
93         uint32_t ifindex; /**< Network interface index. */
94         uint32_t max_port; /**< Device maximal port index. */
95         uint32_t phys_port; /**< Device physical port index. */
96         int pf_bond; /**< bonding device PF index. < 0 - no bonding */
97         struct mlx5_switch_info info; /**< Switch information. */
98         void *phys_dev; /**< Associated physical device. */
99         struct rte_eth_dev *eth_dev; /**< Associated Ethernet device. */
100         struct rte_pci_device *pci_dev; /**< Backend PCI device. */
101 };
102
103 /** Key string for IPC. */
104 #define MLX5_MP_NAME "net_mlx5_mp"
105
106
107 LIST_HEAD(mlx5_dev_list, mlx5_dev_ctx_shared);
108
109 /* Shared data between primary and secondary processes. */
110 struct mlx5_shared_data {
111         rte_spinlock_t lock;
112         /* Global spinlock for primary and secondary processes. */
113         int init_done; /* Whether primary has done initialization. */
114         unsigned int secondary_cnt; /* Number of secondary processes init'd. */
115         struct mlx5_dev_list mem_event_cb_list;
116         rte_rwlock_t mem_event_rwlock;
117 };
118
119 /* Per-process data structure, not visible to other processes. */
120 struct mlx5_local_data {
121         int init_done; /* Whether a secondary has done initialization. */
122 };
123
124 extern struct mlx5_shared_data *mlx5_shared_data;
125
126 /* Dev ops structs */
127 extern const struct eth_dev_ops mlx5_os_dev_ops;
128 extern const struct eth_dev_ops mlx5_os_dev_sec_ops;
129 extern const struct eth_dev_ops mlx5_os_dev_ops_isolate;
130
131 struct mlx5_counter_ctrl {
132         /* Name of the counter. */
133         char dpdk_name[RTE_ETH_XSTATS_NAME_SIZE];
134         /* Name of the counter on the device table. */
135         char ctr_name[RTE_ETH_XSTATS_NAME_SIZE];
136         uint32_t dev:1; /**< Nonzero for dev counters. */
137 };
138
139 struct mlx5_xstats_ctrl {
140         /* Number of device stats. */
141         uint16_t stats_n;
142         /* Number of device stats identified by PMD. */
143         uint16_t  mlx5_stats_n;
144         /* Index in the device counters table. */
145         uint16_t dev_table_idx[MLX5_MAX_XSTATS];
146         uint64_t base[MLX5_MAX_XSTATS];
147         uint64_t xstats[MLX5_MAX_XSTATS];
148         uint64_t hw_stats[MLX5_MAX_XSTATS];
149         struct mlx5_counter_ctrl info[MLX5_MAX_XSTATS];
150 };
151
152 struct mlx5_stats_ctrl {
153         /* Base for imissed counter. */
154         uint64_t imissed_base;
155         uint64_t imissed;
156 };
157
158 /* Default PMD specific parameter value. */
159 #define MLX5_ARG_UNSET (-1)
160
161 #define MLX5_LRO_SUPPORTED(dev) \
162         (((struct mlx5_priv *)((dev)->data->dev_private))->config.lro.supported)
163
164 /* Maximal size of coalesced segment for LRO is set in chunks of 256 Bytes. */
165 #define MLX5_LRO_SEG_CHUNK_SIZE 256u
166
167 /* Maximal size of aggregated LRO packet. */
168 #define MLX5_MAX_LRO_SIZE (UINT8_MAX * MLX5_LRO_SEG_CHUNK_SIZE)
169
170 /* Maximal number of segments to split. */
171 #define MLX5_MAX_RXQ_NSEG (1u << MLX5_MAX_LOG_RQ_SEGS)
172
173 /* LRO configurations structure. */
174 struct mlx5_lro_config {
175         uint32_t supported:1; /* Whether LRO is supported. */
176         uint32_t timeout; /* User configuration. */
177 };
178
179 /*
180  * Device configuration structure.
181  *
182  * Merged configuration from:
183  *
184  *  - Device capabilities,
185  *  - User device parameters disabled features.
186  */
187 struct mlx5_dev_config {
188         unsigned int hw_csum:1; /* Checksum offload is supported. */
189         unsigned int hw_vlan_strip:1; /* VLAN stripping is supported. */
190         unsigned int hw_vlan_insert:1; /* VLAN insertion in WQE is supported. */
191         unsigned int hw_fcs_strip:1; /* FCS stripping is supported. */
192         unsigned int hw_padding:1; /* End alignment padding is supported. */
193         unsigned int vf:1; /* This is a VF. */
194         unsigned int tunnel_en:1;
195         /* Whether tunnel stateless offloads are supported. */
196         unsigned int mpls_en:1; /* MPLS over GRE/UDP is enabled. */
197         unsigned int cqe_comp:1; /* CQE compression is enabled. */
198         unsigned int cqe_pad:1; /* CQE padding is enabled. */
199         unsigned int tso:1; /* Whether TSO is supported. */
200         unsigned int rx_vec_en:1; /* Rx vector is enabled. */
201         unsigned int mr_ext_memseg_en:1;
202         /* Whether memseg should be extended for MR creation. */
203         unsigned int l3_vxlan_en:1; /* Enable L3 VXLAN flow creation. */
204         unsigned int vf_nl_en:1; /* Enable Netlink requests in VF mode. */
205         unsigned int dv_esw_en:1; /* Enable E-Switch DV flow. */
206         unsigned int dv_flow_en:1; /* Enable DV flow. */
207         unsigned int dv_xmeta_en:2; /* Enable extensive flow metadata. */
208         unsigned int lacp_by_user:1;
209         /* Enable user to manage LACP traffic. */
210         unsigned int swp:1; /* Tx generic tunnel checksum and TSO offload. */
211         unsigned int devx:1; /* Whether devx interface is available or not. */
212         unsigned int dest_tir:1; /* Whether advanced DR API is available. */
213         unsigned int reclaim_mode:2; /* Memory reclaim mode. */
214         unsigned int rt_timestamp:1; /* realtime timestamp format. */
215         unsigned int sys_mem_en:1; /* The default memory allocator. */
216         unsigned int decap_en:1; /* Whether decap will be used or not. */
217         unsigned int dv_miss_info:1; /* restore packet after partial hw miss */
218         struct {
219                 unsigned int enabled:1; /* Whether MPRQ is enabled. */
220                 unsigned int stride_num_n; /* Number of strides. */
221                 unsigned int stride_size_n; /* Size of a stride. */
222                 unsigned int min_stride_size_n; /* Min size of a stride. */
223                 unsigned int max_stride_size_n; /* Max size of a stride. */
224                 unsigned int max_memcpy_len;
225                 /* Maximum packet size to memcpy Rx packets. */
226                 unsigned int min_rxqs_num;
227                 /* Rx queue count threshold to enable MPRQ. */
228         } mprq; /* Configurations for Multi-Packet RQ. */
229         int mps; /* Multi-packet send supported mode. */
230         int dbnc; /* Skip doorbell register write barrier. */
231         unsigned int flow_prio; /* Number of flow priorities. */
232         enum modify_reg flow_mreg_c[MLX5_MREG_C_NUM];
233         /* Availibility of mreg_c's. */
234         unsigned int tso_max_payload_sz; /* Maximum TCP payload for TSO. */
235         unsigned int ind_table_max_size; /* Maximum indirection table size. */
236         unsigned int max_dump_files_num; /* Maximum dump files per queue. */
237         unsigned int log_hp_size; /* Single hairpin queue data size in total. */
238         int txqs_inline; /* Queue number threshold for inlining. */
239         int txq_inline_min; /* Minimal amount of data bytes to inline. */
240         int txq_inline_max; /* Max packet size for inlining with SEND. */
241         int txq_inline_mpw; /* Max packet size for inlining with eMPW. */
242         int tx_pp; /* Timestamp scheduling granularity in nanoseconds. */
243         int tx_skew; /* Tx scheduling skew between WQE and data on wire. */
244         struct mlx5_hca_attr hca_attr; /* HCA attributes. */
245         struct mlx5_lro_config lro; /* LRO configuration. */
246 };
247
248
249 /**
250  * Type of object being allocated.
251  */
252 enum mlx5_verbs_alloc_type {
253         MLX5_VERBS_ALLOC_TYPE_NONE,
254         MLX5_VERBS_ALLOC_TYPE_TX_QUEUE,
255         MLX5_VERBS_ALLOC_TYPE_RX_QUEUE,
256 };
257
258 /* Structure for VF VLAN workaround. */
259 struct mlx5_vf_vlan {
260         uint32_t tag:12;
261         uint32_t created:1;
262 };
263
264 /**
265  * Verbs allocator needs a context to know in the callback which kind of
266  * resources it is allocating.
267  */
268 struct mlx5_verbs_alloc_ctx {
269         enum mlx5_verbs_alloc_type type; /* Kind of object being allocated. */
270         const void *obj; /* Pointer to the DPDK object. */
271 };
272
273 /* Flow drop context necessary due to Verbs API. */
274 struct mlx5_drop {
275         struct mlx5_hrxq *hrxq; /* Hash Rx queue queue. */
276         struct mlx5_rxq_obj *rxq; /* Rx queue object. */
277 };
278
279 #define MLX5_COUNTERS_PER_POOL 512
280 #define MLX5_MAX_PENDING_QUERIES 4
281 #define MLX5_CNT_CONTAINER_RESIZE 64
282 #define MLX5_CNT_SHARED_OFFSET 0x80000000
283 #define IS_SHARED_CNT(cnt) (!!((cnt) & MLX5_CNT_SHARED_OFFSET))
284 #define IS_BATCH_CNT(cnt) (((cnt) & (MLX5_CNT_SHARED_OFFSET - 1)) >= \
285                            MLX5_CNT_BATCH_OFFSET)
286 #define MLX5_CNT_SIZE (sizeof(struct mlx5_flow_counter))
287 #define MLX5_AGE_SIZE (sizeof(struct mlx5_age_param))
288
289 #define MLX5_CNT_LEN(pool) \
290         (MLX5_CNT_SIZE + \
291         ((pool)->is_aged ? MLX5_AGE_SIZE : 0))
292 #define MLX5_POOL_GET_CNT(pool, index) \
293         ((struct mlx5_flow_counter *) \
294         ((uint8_t *)((pool) + 1) + (index) * (MLX5_CNT_LEN(pool))))
295 #define MLX5_CNT_ARRAY_IDX(pool, cnt) \
296         ((int)(((uint8_t *)(cnt) - (uint8_t *)((pool) + 1)) / \
297         MLX5_CNT_LEN(pool)))
298 /*
299  * The pool index and offset of counter in the pool array makes up the
300  * counter index. In case the counter is from pool 0 and offset 0, it
301  * should plus 1 to avoid index 0, since 0 means invalid counter index
302  * currently.
303  */
304 #define MLX5_MAKE_CNT_IDX(pi, offset) \
305         ((pi) * MLX5_COUNTERS_PER_POOL + (offset) + 1)
306 #define MLX5_CNT_TO_AGE(cnt) \
307         ((struct mlx5_age_param *)((cnt) + 1))
308 /*
309  * The maximum single counter is 0x800000 as MLX5_CNT_BATCH_OFFSET
310  * defines. The pool size is 512, pool index should never reach
311  * INT16_MAX.
312  */
313 #define POOL_IDX_INVALID UINT16_MAX
314
315 /* Age status. */
316 enum {
317         AGE_FREE, /* Initialized state. */
318         AGE_CANDIDATE, /* Counter assigned to flows. */
319         AGE_TMOUT, /* Timeout, wait for rte_flow_get_aged_flows and destroy. */
320 };
321
322 enum mlx5_counter_type {
323         MLX5_COUNTER_TYPE_ORIGIN,
324         MLX5_COUNTER_TYPE_AGE,
325         MLX5_COUNTER_TYPE_MAX,
326 };
327
328 /* Counter age parameter. */
329 struct mlx5_age_param {
330         uint16_t state; /**< Age state (atomically accessed). */
331         uint16_t port_id; /**< Port id of the counter. */
332         uint32_t timeout:24; /**< Aging timeout in seconds. */
333         uint32_t sec_since_last_hit;
334         /**< Time in seconds since last hit (atomically accessed). */
335         void *context; /**< Flow counter age context. */
336 };
337
338 struct flow_counter_stats {
339         uint64_t hits;
340         uint64_t bytes;
341 };
342
343 /* Shared counters information for counters. */
344 struct mlx5_flow_counter_shared {
345         uint32_t id; /**< User counter ID. */
346 };
347
348 /* Shared counter configuration. */
349 struct mlx5_shared_counter_conf {
350         struct rte_eth_dev *dev; /* The device shared counter belongs to. */
351         uint32_t id; /* The shared counter ID. */
352 };
353
354 struct mlx5_flow_counter_pool;
355 /* Generic counters information. */
356 struct mlx5_flow_counter {
357         union {
358                 /*
359                  * User-defined counter shared info is only used during
360                  * counter active time. And aging counter sharing is not
361                  * supported, so active shared counter will not be chained
362                  * to the aging list. For shared counter, only when it is
363                  * released, the TAILQ entry memory will be used, at that
364                  * time, shared memory is not used anymore.
365                  *
366                  * Similarly to none-batch counter dcs, since it doesn't
367                  * support aging, while counter is allocated, the entry
368                  * memory is not used anymore. In this case, as bytes
369                  * memory is used only when counter is allocated, and
370                  * entry memory is used only when counter is free. The
371                  * dcs pointer can be saved to these two different place
372                  * at different stage. It will eliminate the individual
373                  * counter extend struct.
374                  */
375                 TAILQ_ENTRY(mlx5_flow_counter) next;
376                 /**< Pointer to the next flow counter structure. */
377                 struct {
378                         struct mlx5_flow_counter_shared shared_info;
379                         /**< Shared counter information. */
380                         void *dcs_when_active;
381                         /*
382                          * For non-batch mode, the dcs will be saved
383                          * here when the counter is free.
384                          */
385                 };
386         };
387         union {
388                 uint64_t hits; /**< Reset value of hits packets. */
389                 struct mlx5_flow_counter_pool *pool; /**< Counter pool. */
390         };
391         union {
392                 uint64_t bytes; /**< Reset value of bytes. */
393                 void *dcs_when_free;
394                 /*
395                  * For non-batch mode, the dcs will be saved here
396                  * when the counter is free.
397                  */
398         };
399         void *action; /**< Pointer to the dv action. */
400 };
401
402 TAILQ_HEAD(mlx5_counters, mlx5_flow_counter);
403
404 /* Generic counter pool structure - query is in pool resolution. */
405 struct mlx5_flow_counter_pool {
406         TAILQ_ENTRY(mlx5_flow_counter_pool) next;
407         struct mlx5_counters counters[2]; /* Free counter list. */
408         struct mlx5_devx_obj *min_dcs;
409         /* The devx object of the minimum counter ID. */
410         uint64_t time_of_last_age_check;
411         /* System time (from rte_rdtsc()) read in the last aging check. */
412         uint32_t index:30; /* Pool index in container. */
413         uint32_t is_aged:1; /* Pool with aging counter. */
414         volatile uint32_t query_gen:1; /* Query round. */
415         rte_spinlock_t sl; /* The pool lock. */
416         rte_spinlock_t csl; /* The pool counter free list lock. */
417         struct mlx5_counter_stats_raw *raw;
418         struct mlx5_counter_stats_raw *raw_hw;
419         /* The raw on HW working. */
420 };
421
422 /* Memory management structure for group of counter statistics raws. */
423 struct mlx5_counter_stats_mem_mng {
424         LIST_ENTRY(mlx5_counter_stats_mem_mng) next;
425         struct mlx5_counter_stats_raw *raws;
426         struct mlx5_devx_obj *dm;
427         void *umem;
428 };
429
430 /* Raw memory structure for the counter statistics values of a pool. */
431 struct mlx5_counter_stats_raw {
432         LIST_ENTRY(mlx5_counter_stats_raw) next;
433         struct mlx5_counter_stats_mem_mng *mem_mng;
434         volatile struct flow_counter_stats *data;
435 };
436
437 TAILQ_HEAD(mlx5_counter_pools, mlx5_flow_counter_pool);
438
439 /* Counter global management structure. */
440 struct mlx5_flow_counter_mng {
441         volatile uint16_t n_valid; /* Number of valid pools. */
442         uint16_t n; /* Number of pools. */
443         uint16_t last_pool_idx; /* Last used pool index */
444         int min_id; /* The minimum counter ID in the pools. */
445         int max_id; /* The maximum counter ID in the pools. */
446         rte_spinlock_t pool_update_sl; /* The pool update lock. */
447         rte_spinlock_t csl[MLX5_COUNTER_TYPE_MAX];
448         /* The counter free list lock. */
449         struct mlx5_counters counters[MLX5_COUNTER_TYPE_MAX];
450         /* Free counter list. */
451         struct mlx5_flow_counter_pool **pools; /* Counter pool array. */
452         struct mlx5_counter_stats_mem_mng *mem_mng;
453         /* Hold the memory management for the next allocated pools raws. */
454         struct mlx5_counters flow_counters; /* Legacy flow counter list. */
455         uint8_t pending_queries;
456         uint16_t pool_index;
457         uint8_t query_thread_on;
458         bool relaxed_ordering;
459         bool counter_fallback; /* Use counter fallback management. */
460         LIST_HEAD(mem_mngs, mlx5_counter_stats_mem_mng) mem_mngs;
461         LIST_HEAD(stat_raws, mlx5_counter_stats_raw) free_stat_raws;
462 };
463
464 /* Default miss action resource structure. */
465 struct mlx5_flow_default_miss_resource {
466         void *action; /* Pointer to the rdma-core action. */
467         uint32_t refcnt; /* Default miss action reference counter. */
468 };
469
470 #define MLX5_AGE_EVENT_NEW              1
471 #define MLX5_AGE_TRIGGER                2
472 #define MLX5_AGE_SET(age_info, BIT) \
473         ((age_info)->flags |= (1 << (BIT)))
474 #define MLX5_AGE_GET(age_info, BIT) \
475         ((age_info)->flags & (1 << (BIT)))
476 #define GET_PORT_AGE_INFO(priv) \
477         (&((priv)->sh->port[(priv)->dev_port - 1].age_info))
478 /* Current time in seconds. */
479 #define MLX5_CURR_TIME_SEC      (rte_rdtsc() / rte_get_tsc_hz())
480
481 /* Aging information for per port. */
482 struct mlx5_age_info {
483         uint8_t flags; /* Indicate if is new event or need to be triggered. */
484         struct mlx5_counters aged_counters; /* Aged flow counter list. */
485         rte_spinlock_t aged_sl; /* Aged flow counter list lock. */
486 };
487
488 /* Per port data of shared IB device. */
489 struct mlx5_dev_shared_port {
490         uint32_t ih_port_id;
491         uint32_t devx_ih_port_id;
492         /*
493          * Interrupt handler port_id. Used by shared interrupt
494          * handler to find the corresponding rte_eth device
495          * by IB port index. If value is equal or greater
496          * RTE_MAX_ETHPORTS it means there is no subhandler
497          * installed for specified IB port index.
498          */
499         struct mlx5_age_info age_info;
500         /* Aging information for per port. */
501 };
502
503 /* Table key of the hash organization. */
504 union mlx5_flow_tbl_key {
505         struct {
506                 /* Table ID should be at the lowest address. */
507                 uint32_t table_id;      /**< ID of the table. */
508                 uint16_t reserved;      /**< must be zero for comparison. */
509                 uint8_t domain;         /**< 1 - FDB, 0 - NIC TX/RX. */
510                 uint8_t direction;      /**< 1 - egress, 0 - ingress. */
511         };
512         uint64_t v64;                   /**< full 64bits value of key */
513 };
514
515 /* Table structure. */
516 struct mlx5_flow_tbl_resource {
517         void *obj; /**< Pointer to DR table object. */
518         uint32_t refcnt; /**< Reference counter. */
519 };
520
521 #define MLX5_MAX_TABLES UINT16_MAX
522 #define MLX5_HAIRPIN_TX_TABLE (UINT16_MAX - 1)
523 /* Reserve the last two tables for metadata register copy. */
524 #define MLX5_FLOW_MREG_ACT_TABLE_GROUP (MLX5_MAX_TABLES - 1)
525 #define MLX5_FLOW_MREG_CP_TABLE_GROUP (MLX5_MAX_TABLES - 2)
526 /* Tables for metering splits should be added here. */
527 #define MLX5_MAX_TABLES_EXTERNAL (MLX5_MAX_TABLES - 3)
528 #define MLX5_FLOW_TABLE_LEVEL_METER (MLX5_MAX_TABLES - 4)
529 #define MLX5_FLOW_TABLE_LEVEL_SUFFIX (MLX5_MAX_TABLES - 3)
530 #define MLX5_MAX_TABLES_FDB UINT16_MAX
531 #define MLX5_FLOW_TABLE_FACTOR 10
532
533 /* ID generation structure. */
534 struct mlx5_flow_id_pool {
535         uint32_t *free_arr; /**< Pointer to the a array of free values. */
536         uint32_t base_index;
537         /**< The next index that can be used without any free elements. */
538         uint32_t *curr; /**< Pointer to the index to pop. */
539         uint32_t *last; /**< Pointer to the last element in the empty arrray. */
540         uint32_t max_id; /**< Maximum id can be allocated from the pool. */
541 };
542
543 /* Tx pacing queue structure - for Clock and Rearm queues. */
544 struct mlx5_txpp_wq {
545         /* Completion Queue related data.*/
546         struct mlx5_devx_obj *cq;
547         void *cq_umem;
548         union {
549                 volatile void *cq_buf;
550                 volatile struct mlx5_cqe *cqes;
551         };
552         volatile uint32_t *cq_dbrec;
553         uint32_t cq_ci:24;
554         uint32_t arm_sn:2;
555         /* Send Queue related data.*/
556         struct mlx5_devx_obj *sq;
557         void *sq_umem;
558         union {
559                 volatile void *sq_buf;
560                 volatile struct mlx5_wqe *wqes;
561         };
562         uint16_t sq_size; /* Number of WQEs in the queue. */
563         uint16_t sq_ci; /* Next WQE to execute. */
564         volatile uint32_t *sq_dbrec;
565 };
566
567 /* Tx packet pacing internal timestamp. */
568 struct mlx5_txpp_ts {
569         rte_atomic64_t ci_ts;
570         rte_atomic64_t ts;
571 };
572
573 /* Tx packet pacing structure. */
574 struct mlx5_dev_txpp {
575         pthread_mutex_t mutex; /* Pacing create/destroy mutex. */
576         uint32_t refcnt; /* Pacing reference counter. */
577         uint32_t freq; /* Timestamp frequency, Hz. */
578         uint32_t tick; /* Completion tick duration in nanoseconds. */
579         uint32_t test; /* Packet pacing test mode. */
580         int32_t skew; /* Scheduling skew. */
581         struct rte_intr_handle intr_handle; /* Periodic interrupt. */
582         void *echan; /* Event Channel. */
583         struct mlx5_txpp_wq clock_queue; /* Clock Queue. */
584         struct mlx5_txpp_wq rearm_queue; /* Clock Queue. */
585         void *pp; /* Packet pacing context. */
586         uint16_t pp_id; /* Packet pacing context index. */
587         uint16_t ts_n; /* Number of captured timestamps. */
588         uint16_t ts_p; /* Pointer to statisticks timestamp. */
589         struct mlx5_txpp_ts *tsa; /* Timestamps sliding window stats. */
590         struct mlx5_txpp_ts ts; /* Cached completion id/timestamp. */
591         uint32_t sync_lost:1; /* ci/timestamp synchronization lost. */
592         /* Statistics counters. */
593         rte_atomic32_t err_miss_int; /* Missed service interrupt. */
594         rte_atomic32_t err_rearm_queue; /* Rearm Queue errors. */
595         rte_atomic32_t err_clock_queue; /* Clock Queue errors. */
596         rte_atomic32_t err_ts_past; /* Timestamp in the past. */
597         rte_atomic32_t err_ts_future; /* Timestamp in the distant future. */
598 };
599
600 /* Supported flex parser profile ID. */
601 enum mlx5_flex_parser_profile_id {
602         MLX5_FLEX_PARSER_ECPRI_0 = 0,
603         MLX5_FLEX_PARSER_MAX = 8,
604 };
605
606 /* Sample ID information of flex parser structure. */
607 struct mlx5_flex_parser_profiles {
608         uint32_t num;           /* Actual number of samples. */
609         uint32_t ids[8];        /* Sample IDs for this profile. */
610         uint8_t offset[8];      /* Bytes offset of each parser. */
611         void *obj;              /* Flex parser node object. */
612 };
613
614 /*
615  * Shared Infiniband device context for Master/Representors
616  * which belong to same IB device with multiple IB ports.
617  **/
618 struct mlx5_dev_ctx_shared {
619         LIST_ENTRY(mlx5_dev_ctx_shared) next;
620         uint32_t refcnt;
621         uint32_t devx:1; /* Opened with DV. */
622         uint32_t eqn; /* Event Queue number. */
623         uint32_t max_port; /* Maximal IB device port index. */
624         void *ctx; /* Verbs/DV/DevX context. */
625         void *pd; /* Protection Domain. */
626         uint32_t pdn; /* Protection Domain number. */
627         uint32_t tdn; /* Transport Domain number. */
628         char ibdev_name[DEV_SYSFS_NAME_MAX]; /* SYSFS dev name. */
629         char ibdev_path[DEV_SYSFS_PATH_MAX]; /* SYSFS dev path for secondary */
630         struct mlx5_dev_attr device_attr; /* Device properties. */
631         int numa_node; /* Numa node of backing physical device. */
632         LIST_ENTRY(mlx5_dev_ctx_shared) mem_event_cb;
633         /**< Called by memory event callback. */
634         struct mlx5_mr_share_cache share_cache;
635         /* Packet pacing related structure. */
636         struct mlx5_dev_txpp txpp;
637         /* Shared DV/DR flow data section. */
638         pthread_mutex_t dv_mutex; /* DV context mutex. */
639         uint32_t dv_meta_mask; /* flow META metadata supported mask. */
640         uint32_t dv_mark_mask; /* flow MARK metadata supported mask. */
641         uint32_t dv_regc0_mask; /* available bits of metatada reg_c[0]. */
642         void *fdb_domain; /* FDB Direct Rules name space handle. */
643         void *rx_domain; /* RX Direct Rules name space handle. */
644         void *tx_domain; /* TX Direct Rules name space handle. */
645 #ifndef RTE_ARCH_64
646         rte_spinlock_t uar_lock_cq; /* CQs share a common distinct UAR */
647         rte_spinlock_t uar_lock[MLX5_UAR_PAGE_NUM_MAX];
648         /* UAR same-page access control required in 32bit implementations. */
649 #endif
650         struct mlx5_hlist *flow_tbls;
651         struct mlx5_flow_tunnel_hub *tunnel_hub;
652         /* Direct Rules tables for FDB, NIC TX+RX */
653         void *esw_drop_action; /* Pointer to DR E-Switch drop action. */
654         void *pop_vlan_action; /* Pointer to DR pop VLAN action. */
655         struct mlx5_hlist *encaps_decaps; /* Encap/decap action hash list. */
656         struct mlx5_hlist *modify_cmds;
657         struct mlx5_hlist *tag_table;
658         uint32_t port_id_action_list; /* List of port ID actions. */
659         uint32_t push_vlan_action_list; /* List of push VLAN actions. */
660         uint32_t sample_action_list; /* List of sample actions. */
661         uint32_t dest_array_list; /* List of destination array actions. */
662         struct mlx5_flow_counter_mng cmng; /* Counters management structure. */
663         struct mlx5_flow_default_miss_resource default_miss;
664         /* Default miss action resource structure. */
665         struct mlx5_indexed_pool *ipool[MLX5_IPOOL_MAX];
666         /* Memory Pool for mlx5 flow resources. */
667         struct mlx5_l3t_tbl *cnt_id_tbl; /* Shared counter lookup table. */
668         /* Shared interrupt handler section. */
669         struct rte_intr_handle intr_handle; /* Interrupt handler for device. */
670         struct rte_intr_handle intr_handle_devx; /* DEVX interrupt handler. */
671         void *devx_comp; /* DEVX async comp obj. */
672         struct mlx5_devx_obj *tis; /* TIS object. */
673         struct mlx5_devx_obj *td; /* Transport domain. */
674         void *tx_uar; /* Tx/packet pacing shared UAR. */
675         struct mlx5_flex_parser_profiles fp[MLX5_FLEX_PARSER_MAX];
676         /* Flex parser profiles information. */
677         void *devx_rx_uar; /* DevX UAR for Rx. */
678         struct mlx5_dev_shared_port port[]; /* per device port data array. */
679 };
680
681 /* Per-process private structure. */
682 struct mlx5_proc_priv {
683         size_t uar_table_sz;
684         /* Size of UAR register table. */
685         void *uar_table[];
686         /* Table of UAR registers for each process. */
687 };
688
689 /* MTR profile list. */
690 TAILQ_HEAD(mlx5_mtr_profiles, mlx5_flow_meter_profile);
691 /* MTR list. */
692 TAILQ_HEAD(mlx5_flow_meters, mlx5_flow_meter);
693
694 #define MLX5_PROC_PRIV(port_id) \
695         ((struct mlx5_proc_priv *)rte_eth_devices[port_id].process_private)
696
697 /* Verbs/DevX Rx queue elements. */
698 struct mlx5_rxq_obj {
699         LIST_ENTRY(mlx5_rxq_obj) next; /* Pointer to the next element. */
700         struct mlx5_rxq_ctrl *rxq_ctrl; /* Back pointer to parent. */
701         int fd; /* File descriptor for event channel */
702         RTE_STD_C11
703         union {
704                 struct {
705                         void *wq; /* Work Queue. */
706                         void *ibv_cq; /* Completion Queue. */
707                         void *ibv_channel;
708                 };
709                 struct {
710                         struct mlx5_devx_obj *rq; /* DevX Rx Queue object. */
711                         struct mlx5_devx_obj *devx_cq; /* DevX CQ object. */
712                         void *devx_channel;
713                 };
714         };
715 };
716
717 /* Indirection table. */
718 struct mlx5_ind_table_obj {
719         LIST_ENTRY(mlx5_ind_table_obj) next; /* Pointer to the next element. */
720         uint32_t refcnt; /* Reference counter. */
721         RTE_STD_C11
722         union {
723                 void *ind_table; /**< Indirection table. */
724                 struct mlx5_devx_obj *rqt; /* DevX RQT object. */
725         };
726         uint32_t queues_n; /**< Number of queues in the list. */
727         uint16_t queues[]; /**< Queue list. */
728 };
729
730 /* Hash Rx queue. */
731 __extension__
732 struct mlx5_hrxq {
733         ILIST_ENTRY(uint32_t)next; /* Index to the next element. */
734         uint32_t refcnt; /* Reference counter. */
735         uint32_t shared:1; /* This object used in shared action. */
736         struct mlx5_ind_table_obj *ind_table; /* Indirection table. */
737         RTE_STD_C11
738         union {
739                 void *qp; /* Verbs queue pair. */
740                 struct mlx5_devx_obj *tir; /* DevX TIR object. */
741         };
742 #ifdef HAVE_IBV_FLOW_DV_SUPPORT
743         void *action; /* DV QP action pointer. */
744 #endif
745         uint64_t hash_fields; /* Verbs Hash fields. */
746         uint32_t rss_key_len; /* Hash key length in bytes. */
747         uint8_t rss_key[]; /* Hash key. */
748 };
749
750 /* Verbs/DevX Tx queue elements. */
751 struct mlx5_txq_obj {
752         LIST_ENTRY(mlx5_txq_obj) next; /* Pointer to the next element. */
753         struct mlx5_txq_ctrl *txq_ctrl; /* Pointer to the control queue. */
754         RTE_STD_C11
755         union {
756                 struct {
757                         void *cq; /* Completion Queue. */
758                         void *qp; /* Queue Pair. */
759                 };
760                 struct {
761                         struct mlx5_devx_obj *sq;
762                         /* DevX object for Sx queue. */
763                         struct mlx5_devx_obj *tis; /* The TIS object. */
764                 };
765                 struct {
766                         struct rte_eth_dev *dev;
767                         struct mlx5_devx_obj *cq_devx;
768                         void *cq_umem;
769                         void *cq_buf;
770                         int64_t cq_dbrec_offset;
771                         struct mlx5_devx_dbr_page *cq_dbrec_page;
772                         struct mlx5_devx_obj *sq_devx;
773                         void *sq_umem;
774                         void *sq_buf;
775                         int64_t sq_dbrec_offset;
776                         struct mlx5_devx_dbr_page *sq_dbrec_page;
777                 };
778         };
779 };
780
781 enum mlx5_rxq_modify_type {
782         MLX5_RXQ_MOD_ERR2RST, /* modify state from error to reset. */
783         MLX5_RXQ_MOD_RST2RDY, /* modify state from reset to ready. */
784         MLX5_RXQ_MOD_RDY2ERR, /* modify state from ready to error. */
785         MLX5_RXQ_MOD_RDY2RST, /* modify state from ready to reset. */
786 };
787
788 enum mlx5_txq_modify_type {
789         MLX5_TXQ_MOD_RST2RDY, /* modify state from reset to ready. */
790         MLX5_TXQ_MOD_RDY2RST, /* modify state from ready to reset. */
791         MLX5_TXQ_MOD_ERR2RDY, /* modify state from error to ready. */
792 };
793
794 /* HW objects operations structure. */
795 struct mlx5_obj_ops {
796         int (*rxq_obj_modify_vlan_strip)(struct mlx5_rxq_obj *rxq_obj, int on);
797         int (*rxq_obj_new)(struct rte_eth_dev *dev, uint16_t idx);
798         int (*rxq_event_get)(struct mlx5_rxq_obj *rxq_obj);
799         int (*rxq_obj_modify)(struct mlx5_rxq_obj *rxq_obj, uint8_t type);
800         void (*rxq_obj_release)(struct mlx5_rxq_obj *rxq_obj);
801         int (*ind_table_new)(struct rte_eth_dev *dev, const unsigned int log_n,
802                              struct mlx5_ind_table_obj *ind_tbl);
803         void (*ind_table_destroy)(struct mlx5_ind_table_obj *ind_tbl);
804         int (*hrxq_new)(struct rte_eth_dev *dev, struct mlx5_hrxq *hrxq,
805                         int tunnel __rte_unused);
806         int (*hrxq_modify)(struct rte_eth_dev *dev, struct mlx5_hrxq *hrxq,
807                            const uint8_t *rss_key,
808                            uint64_t hash_fields,
809                            const struct mlx5_ind_table_obj *ind_tbl);
810         void (*hrxq_destroy)(struct mlx5_hrxq *hrxq);
811         int (*drop_action_create)(struct rte_eth_dev *dev);
812         void (*drop_action_destroy)(struct rte_eth_dev *dev);
813         int (*txq_obj_new)(struct rte_eth_dev *dev, uint16_t idx);
814         int (*txq_obj_modify)(struct mlx5_txq_obj *obj,
815                               enum mlx5_txq_modify_type type, uint8_t dev_port);
816         void (*txq_obj_release)(struct mlx5_txq_obj *txq_obj);
817 };
818
819 struct mlx5_priv {
820         struct rte_eth_dev_data *dev_data;  /* Pointer to device data. */
821         struct mlx5_dev_ctx_shared *sh; /* Shared device context. */
822         uint32_t dev_port; /* Device port number. */
823         struct rte_pci_device *pci_dev; /* Backend PCI device. */
824         struct rte_ether_addr mac[MLX5_MAX_MAC_ADDRESSES]; /* MAC addresses. */
825         BITFIELD_DECLARE(mac_own, uint64_t, MLX5_MAX_MAC_ADDRESSES);
826         /* Bit-field of MAC addresses owned by the PMD. */
827         uint16_t vlan_filter[MLX5_MAX_VLAN_IDS]; /* VLAN filters table. */
828         unsigned int vlan_filter_n; /* Number of configured VLAN filters. */
829         /* Device properties. */
830         uint16_t mtu; /* Configured MTU. */
831         unsigned int isolated:1; /* Whether isolated mode is enabled. */
832         unsigned int representor:1; /* Device is a port representor. */
833         unsigned int master:1; /* Device is a E-Switch master. */
834         unsigned int txpp_en:1; /* Tx packet pacing enabled. */
835         unsigned int mtr_en:1; /* Whether support meter. */
836         unsigned int mtr_reg_share:1; /* Whether support meter REG_C share. */
837         unsigned int sampler_en:1; /* Whether support sampler. */
838         uint16_t domain_id; /* Switch domain identifier. */
839         uint16_t vport_id; /* Associated VF vport index (if any). */
840         uint32_t vport_meta_tag; /* Used for vport index match ove VF LAG. */
841         uint32_t vport_meta_mask; /* Used for vport index field match mask. */
842         int32_t representor_id; /* Port representor identifier. */
843         int32_t pf_bond; /* >=0 means PF index in bonding configuration. */
844         unsigned int if_index; /* Associated kernel network device index. */
845         uint32_t bond_ifindex; /**< Bond interface index. */
846         char bond_name[IF_NAMESIZE]; /**< Bond interface name. */
847         /* RX/TX queues. */
848         unsigned int rxqs_n; /* RX queues array size. */
849         unsigned int txqs_n; /* TX queues array size. */
850         struct mlx5_rxq_data *(*rxqs)[]; /* RX queues. */
851         struct mlx5_txq_data *(*txqs)[]; /* TX queues. */
852         struct rte_mempool *mprq_mp; /* Mempool for Multi-Packet RQ. */
853         struct rte_eth_rss_conf rss_conf; /* RSS configuration. */
854         unsigned int (*reta_idx)[]; /* RETA index table. */
855         unsigned int reta_idx_n; /* RETA index size. */
856         struct mlx5_drop drop_queue; /* Flow drop queues. */
857         uint32_t flows; /* RTE Flow rules. */
858         uint32_t ctrl_flows; /* Control flow rules. */
859         struct mlx5_obj_ops obj_ops; /* HW objects operations. */
860         LIST_HEAD(rxq, mlx5_rxq_ctrl) rxqsctrl; /* DPDK Rx queues. */
861         LIST_HEAD(rxqobj, mlx5_rxq_obj) rxqsobj; /* Verbs/DevX Rx queues. */
862         uint32_t hrxqs; /* Verbs Hash Rx queues. */
863         LIST_HEAD(txq, mlx5_txq_ctrl) txqsctrl; /* DPDK Tx queues. */
864         LIST_HEAD(txqobj, mlx5_txq_obj) txqsobj; /* Verbs/DevX Tx queues. */
865         /* Indirection tables. */
866         LIST_HEAD(ind_tables, mlx5_ind_table_obj) ind_tbls;
867         /* Pointer to next element. */
868         uint32_t refcnt; /**< Reference counter. */
869         /**< Verbs modify header action object. */
870         uint8_t ft_type; /**< Flow table type, Rx or Tx. */
871         uint8_t max_lro_msg_size;
872         /* Tags resources cache. */
873         uint32_t link_speed_capa; /* Link speed capabilities. */
874         struct mlx5_xstats_ctrl xstats_ctrl; /* Extended stats control. */
875         struct mlx5_stats_ctrl stats_ctrl; /* Stats control. */
876         struct mlx5_dev_config config; /* Device configuration. */
877         struct mlx5_verbs_alloc_ctx verbs_alloc_ctx;
878         /* Context for Verbs allocator. */
879         int nl_socket_rdma; /* Netlink socket (NETLINK_RDMA). */
880         int nl_socket_route; /* Netlink socket (NETLINK_ROUTE). */
881         struct mlx5_dbr_page_list dbrpgs; /* Door-bell pages. */
882         struct mlx5_nl_vlan_vmwa_context *vmwa_context; /* VLAN WA context. */
883         struct mlx5_hlist *mreg_cp_tbl;
884         /* Hash table of Rx metadata register copy table. */
885         uint8_t mtr_sfx_reg; /* Meter prefix-suffix flow match REG_C. */
886         uint8_t mtr_color_reg; /* Meter color match REG_C. */
887         struct mlx5_mtr_profiles flow_meter_profiles; /* MTR profile list. */
888         struct mlx5_flow_meters flow_meters; /* MTR list. */
889         uint8_t skip_default_rss_reta; /* Skip configuration of default reta. */
890         uint8_t fdb_def_rule; /* Whether fdb jump to table 1 is configured. */
891         struct mlx5_mp_id mp_id; /* ID of a multi-process process */
892         LIST_HEAD(fdir, mlx5_fdir_flow) fdir_flows; /* fdir flows. */
893         LIST_HEAD(shared_action, rte_flow_shared_action) shared_actions;
894         /* shared actions */
895 };
896
897 #define PORT_ID(priv) ((priv)->dev_data->port_id)
898 #define ETH_DEV(priv) (&rte_eth_devices[PORT_ID(priv)])
899
900 struct rte_hairpin_peer_info {
901         uint32_t qp_id;
902         uint32_t vhca_id;
903         uint16_t peer_q;
904         uint16_t tx_explicit;
905         uint16_t manual_bind;
906 };
907
908 /* mlx5.c */
909
910 int mlx5_getenv_int(const char *);
911 int mlx5_proc_priv_init(struct rte_eth_dev *dev);
912 int mlx5_udp_tunnel_port_add(struct rte_eth_dev *dev,
913                               struct rte_eth_udp_tunnel *udp_tunnel);
914 uint16_t mlx5_eth_find_next(uint16_t port_id, struct rte_pci_device *pci_dev);
915 int mlx5_dev_close(struct rte_eth_dev *dev);
916
917 /* Macro to iterate over all valid ports for mlx5 driver. */
918 #define MLX5_ETH_FOREACH_DEV(port_id, pci_dev) \
919         for (port_id = mlx5_eth_find_next(0, pci_dev); \
920              port_id < RTE_MAX_ETHPORTS; \
921              port_id = mlx5_eth_find_next(port_id + 1, pci_dev))
922 int mlx5_args(struct mlx5_dev_config *config, struct rte_devargs *devargs);
923 struct mlx5_dev_ctx_shared *
924 mlx5_alloc_shared_dev_ctx(const struct mlx5_dev_spawn_data *spawn,
925                            const struct mlx5_dev_config *config);
926 void mlx5_free_shared_dev_ctx(struct mlx5_dev_ctx_shared *sh);
927 void mlx5_free_table_hash_list(struct mlx5_priv *priv);
928 int mlx5_alloc_table_hash_list(struct mlx5_priv *priv);
929 void mlx5_set_min_inline(struct mlx5_dev_spawn_data *spawn,
930                          struct mlx5_dev_config *config);
931 void mlx5_set_metadata_mask(struct rte_eth_dev *dev);
932 int mlx5_dev_check_sibling_config(struct mlx5_priv *priv,
933                                   struct mlx5_dev_config *config);
934 int mlx5_dev_configure(struct rte_eth_dev *dev);
935 int mlx5_dev_infos_get(struct rte_eth_dev *dev, struct rte_eth_dev_info *info);
936 int mlx5_fw_version_get(struct rte_eth_dev *dev, char *fw_ver, size_t fw_size);
937 int mlx5_dev_set_mtu(struct rte_eth_dev *dev, uint16_t mtu);
938 int mlx5_hairpin_cap_get(struct rte_eth_dev *dev,
939                          struct rte_eth_hairpin_cap *cap);
940 bool mlx5_flex_parser_ecpri_exist(struct rte_eth_dev *dev);
941 int mlx5_flex_parser_ecpri_alloc(struct rte_eth_dev *dev);
942
943 /* mlx5_ethdev.c */
944
945 int mlx5_dev_configure(struct rte_eth_dev *dev);
946 int mlx5_fw_version_get(struct rte_eth_dev *dev, char *fw_ver,
947                         size_t fw_size);
948 int mlx5_dev_infos_get(struct rte_eth_dev *dev,
949                        struct rte_eth_dev_info *info);
950 const uint32_t *mlx5_dev_supported_ptypes_get(struct rte_eth_dev *dev);
951 int mlx5_dev_set_mtu(struct rte_eth_dev *dev, uint16_t mtu);
952 int mlx5_hairpin_cap_get(struct rte_eth_dev *dev,
953                          struct rte_eth_hairpin_cap *cap);
954 eth_rx_burst_t mlx5_select_rx_function(struct rte_eth_dev *dev);
955 struct mlx5_priv *mlx5_port_to_eswitch_info(uint16_t port, bool valid);
956 struct mlx5_priv *mlx5_dev_to_eswitch_info(struct rte_eth_dev *dev);
957 int mlx5_dev_configure_rss_reta(struct rte_eth_dev *dev);
958
959 /* mlx5_ethdev_os.c */
960
961 unsigned int mlx5_ifindex(const struct rte_eth_dev *dev);
962 int mlx5_get_mac(struct rte_eth_dev *dev, uint8_t (*mac)[RTE_ETHER_ADDR_LEN]);
963 int mlx5_get_mtu(struct rte_eth_dev *dev, uint16_t *mtu);
964 int mlx5_set_mtu(struct rte_eth_dev *dev, uint16_t mtu);
965 int mlx5_read_clock(struct rte_eth_dev *dev, uint64_t *clock);
966 int mlx5_link_update(struct rte_eth_dev *dev, int wait_to_complete);
967 int mlx5_dev_get_flow_ctrl(struct rte_eth_dev *dev,
968                            struct rte_eth_fc_conf *fc_conf);
969 int mlx5_dev_set_flow_ctrl(struct rte_eth_dev *dev,
970                            struct rte_eth_fc_conf *fc_conf);
971 void mlx5_dev_interrupt_handler(void *arg);
972 void mlx5_dev_interrupt_handler_devx(void *arg);
973 int mlx5_set_link_down(struct rte_eth_dev *dev);
974 int mlx5_set_link_up(struct rte_eth_dev *dev);
975 int mlx5_is_removed(struct rte_eth_dev *dev);
976 int mlx5_sysfs_switch_info(unsigned int ifindex,
977                            struct mlx5_switch_info *info);
978 void mlx5_translate_port_name(const char *port_name_in,
979                               struct mlx5_switch_info *port_info_out);
980 void mlx5_intr_callback_unregister(const struct rte_intr_handle *handle,
981                                    rte_intr_callback_fn cb_fn, void *cb_arg);
982 int mlx5_sysfs_bond_info(unsigned int pf_ifindex, unsigned int *ifindex,
983                          char *ifname);
984 int mlx5_get_module_info(struct rte_eth_dev *dev,
985                          struct rte_eth_dev_module_info *modinfo);
986 int mlx5_get_module_eeprom(struct rte_eth_dev *dev,
987                            struct rte_dev_eeprom_info *info);
988 int mlx5_os_read_dev_stat(struct mlx5_priv *priv,
989                           const char *ctr_name, uint64_t *stat);
990 int mlx5_os_read_dev_counters(struct rte_eth_dev *dev, uint64_t *stats);
991 int mlx5_os_get_stats_n(struct rte_eth_dev *dev);
992 void mlx5_os_stats_init(struct rte_eth_dev *dev);
993
994 /* mlx5_mac.c */
995
996 void mlx5_mac_addr_remove(struct rte_eth_dev *dev, uint32_t index);
997 int mlx5_mac_addr_add(struct rte_eth_dev *dev, struct rte_ether_addr *mac,
998                       uint32_t index, uint32_t vmdq);
999 int mlx5_mac_addr_set(struct rte_eth_dev *dev, struct rte_ether_addr *mac_addr);
1000 int mlx5_set_mc_addr_list(struct rte_eth_dev *dev,
1001                         struct rte_ether_addr *mc_addr_set,
1002                         uint32_t nb_mc_addr);
1003
1004 /* mlx5_rss.c */
1005
1006 int mlx5_rss_hash_update(struct rte_eth_dev *dev,
1007                          struct rte_eth_rss_conf *rss_conf);
1008 int mlx5_rss_hash_conf_get(struct rte_eth_dev *dev,
1009                            struct rte_eth_rss_conf *rss_conf);
1010 int mlx5_rss_reta_index_resize(struct rte_eth_dev *dev, unsigned int reta_size);
1011 int mlx5_dev_rss_reta_query(struct rte_eth_dev *dev,
1012                             struct rte_eth_rss_reta_entry64 *reta_conf,
1013                             uint16_t reta_size);
1014 int mlx5_dev_rss_reta_update(struct rte_eth_dev *dev,
1015                              struct rte_eth_rss_reta_entry64 *reta_conf,
1016                              uint16_t reta_size);
1017
1018 /* mlx5_rxmode.c */
1019
1020 int mlx5_promiscuous_enable(struct rte_eth_dev *dev);
1021 int mlx5_promiscuous_disable(struct rte_eth_dev *dev);
1022 int mlx5_allmulticast_enable(struct rte_eth_dev *dev);
1023 int mlx5_allmulticast_disable(struct rte_eth_dev *dev);
1024
1025 /* mlx5_stats.c */
1026
1027 int mlx5_stats_get(struct rte_eth_dev *dev, struct rte_eth_stats *stats);
1028 int mlx5_stats_reset(struct rte_eth_dev *dev);
1029 int mlx5_xstats_get(struct rte_eth_dev *dev, struct rte_eth_xstat *stats,
1030                     unsigned int n);
1031 int mlx5_xstats_reset(struct rte_eth_dev *dev);
1032 int mlx5_xstats_get_names(struct rte_eth_dev *dev __rte_unused,
1033                           struct rte_eth_xstat_name *xstats_names,
1034                           unsigned int n);
1035
1036 /* mlx5_vlan.c */
1037
1038 int mlx5_vlan_filter_set(struct rte_eth_dev *dev, uint16_t vlan_id, int on);
1039 void mlx5_vlan_strip_queue_set(struct rte_eth_dev *dev, uint16_t queue, int on);
1040 int mlx5_vlan_offload_set(struct rte_eth_dev *dev, int mask);
1041
1042 /* mlx5_vlan_os.c */
1043
1044 void mlx5_vlan_vmwa_exit(void *ctx);
1045 void mlx5_vlan_vmwa_release(struct rte_eth_dev *dev,
1046                             struct mlx5_vf_vlan *vf_vlan);
1047 void mlx5_vlan_vmwa_acquire(struct rte_eth_dev *dev,
1048                             struct mlx5_vf_vlan *vf_vlan);
1049 void *mlx5_vlan_vmwa_init(struct rte_eth_dev *dev, uint32_t ifindex);
1050
1051 /* mlx5_trigger.c */
1052
1053 int mlx5_dev_start(struct rte_eth_dev *dev);
1054 int mlx5_dev_stop(struct rte_eth_dev *dev);
1055 int mlx5_traffic_enable(struct rte_eth_dev *dev);
1056 void mlx5_traffic_disable(struct rte_eth_dev *dev);
1057 int mlx5_traffic_restart(struct rte_eth_dev *dev);
1058 int mlx5_hairpin_queue_peer_update(struct rte_eth_dev *dev, uint16_t peer_queue,
1059                                    struct rte_hairpin_peer_info *current_info,
1060                                    struct rte_hairpin_peer_info *peer_info,
1061                                    uint32_t direction);
1062 int mlx5_hairpin_queue_peer_bind(struct rte_eth_dev *dev, uint16_t cur_queue,
1063                                  struct rte_hairpin_peer_info *peer_info,
1064                                  uint32_t direction);
1065 int mlx5_hairpin_queue_peer_unbind(struct rte_eth_dev *dev, uint16_t cur_queue,
1066                                    uint32_t direction);
1067 int mlx5_hairpin_bind(struct rte_eth_dev *dev, uint16_t rx_port);
1068 int mlx5_hairpin_unbind(struct rte_eth_dev *dev, uint16_t rx_port);
1069 int mlx5_hairpin_get_peer_ports(struct rte_eth_dev *dev, uint16_t *peer_ports,
1070                                 size_t len, uint32_t direction);
1071
1072 /* mlx5_flow.c */
1073
1074 int mlx5_flow_discover_mreg_c(struct rte_eth_dev *eth_dev);
1075 bool mlx5_flow_ext_mreg_supported(struct rte_eth_dev *dev);
1076 void mlx5_flow_print(struct rte_flow *flow);
1077 int mlx5_flow_validate(struct rte_eth_dev *dev,
1078                        const struct rte_flow_attr *attr,
1079                        const struct rte_flow_item items[],
1080                        const struct rte_flow_action actions[],
1081                        struct rte_flow_error *error);
1082 struct rte_flow *mlx5_flow_create(struct rte_eth_dev *dev,
1083                                   const struct rte_flow_attr *attr,
1084                                   const struct rte_flow_item items[],
1085                                   const struct rte_flow_action actions[],
1086                                   struct rte_flow_error *error);
1087 int mlx5_flow_destroy(struct rte_eth_dev *dev, struct rte_flow *flow,
1088                       struct rte_flow_error *error);
1089 void mlx5_flow_list_flush(struct rte_eth_dev *dev, uint32_t *list, bool active);
1090 int mlx5_flow_flush(struct rte_eth_dev *dev, struct rte_flow_error *error);
1091 int mlx5_flow_query(struct rte_eth_dev *dev, struct rte_flow *flow,
1092                     const struct rte_flow_action *action, void *data,
1093                     struct rte_flow_error *error);
1094 int mlx5_flow_isolate(struct rte_eth_dev *dev, int enable,
1095                       struct rte_flow_error *error);
1096 int mlx5_dev_filter_ctrl(struct rte_eth_dev *dev,
1097                          enum rte_filter_type filter_type,
1098                          enum rte_filter_op filter_op,
1099                          void *arg);
1100 int mlx5_flow_start(struct rte_eth_dev *dev, uint32_t *list);
1101 void mlx5_flow_stop(struct rte_eth_dev *dev, uint32_t *list);
1102 int mlx5_flow_start_default(struct rte_eth_dev *dev);
1103 void mlx5_flow_stop_default(struct rte_eth_dev *dev);
1104 int mlx5_flow_verify(struct rte_eth_dev *dev);
1105 int mlx5_ctrl_flow_source_queue(struct rte_eth_dev *dev, uint32_t queue);
1106 int mlx5_ctrl_flow_vlan(struct rte_eth_dev *dev,
1107                         struct rte_flow_item_eth *eth_spec,
1108                         struct rte_flow_item_eth *eth_mask,
1109                         struct rte_flow_item_vlan *vlan_spec,
1110                         struct rte_flow_item_vlan *vlan_mask);
1111 int mlx5_ctrl_flow(struct rte_eth_dev *dev,
1112                    struct rte_flow_item_eth *eth_spec,
1113                    struct rte_flow_item_eth *eth_mask);
1114 int mlx5_flow_lacp_miss(struct rte_eth_dev *dev);
1115 struct rte_flow *mlx5_flow_create_esw_table_zero_flow(struct rte_eth_dev *dev);
1116 int mlx5_flow_create_drop_queue(struct rte_eth_dev *dev);
1117 void mlx5_flow_delete_drop_queue(struct rte_eth_dev *dev);
1118 void mlx5_flow_async_pool_query_handle(struct mlx5_dev_ctx_shared *sh,
1119                                        uint64_t async_id, int status);
1120 void mlx5_set_query_alarm(struct mlx5_dev_ctx_shared *sh);
1121 void mlx5_flow_query_alarm(void *arg);
1122 uint32_t mlx5_counter_alloc(struct rte_eth_dev *dev);
1123 void mlx5_counter_free(struct rte_eth_dev *dev, uint32_t cnt);
1124 int mlx5_counter_query(struct rte_eth_dev *dev, uint32_t cnt,
1125                        bool clear, uint64_t *pkts, uint64_t *bytes);
1126 int mlx5_flow_dev_dump(struct rte_eth_dev *dev, FILE *file,
1127                        struct rte_flow_error *error);
1128 void mlx5_flow_rxq_dynf_metadata_set(struct rte_eth_dev *dev);
1129 int mlx5_flow_get_aged_flows(struct rte_eth_dev *dev, void **contexts,
1130                         uint32_t nb_contexts, struct rte_flow_error *error);
1131
1132 /* mlx5_mp_os.c */
1133
1134 int mlx5_mp_os_primary_handle(const struct rte_mp_msg *mp_msg,
1135                               const void *peer);
1136 int mlx5_mp_os_secondary_handle(const struct rte_mp_msg *mp_msg,
1137                                 const void *peer);
1138 void mlx5_mp_os_req_start_rxtx(struct rte_eth_dev *dev);
1139 void mlx5_mp_os_req_stop_rxtx(struct rte_eth_dev *dev);
1140 int mlx5_mp_os_req_queue_control(struct rte_eth_dev *dev, uint16_t queue_id,
1141                                  enum mlx5_mp_req_type req_type);
1142
1143 /* mlx5_socket.c */
1144
1145 int mlx5_pmd_socket_init(void);
1146
1147 /* mlx5_flow_meter.c */
1148
1149 int mlx5_flow_meter_ops_get(struct rte_eth_dev *dev, void *arg);
1150 struct mlx5_flow_meter *mlx5_flow_meter_find(struct mlx5_priv *priv,
1151                                              uint32_t meter_id);
1152 struct mlx5_flow_meter *mlx5_flow_meter_attach
1153                                         (struct mlx5_priv *priv,
1154                                          uint32_t meter_id,
1155                                          const struct rte_flow_attr *attr,
1156                                          struct rte_flow_error *error);
1157 void mlx5_flow_meter_detach(struct mlx5_flow_meter *fm);
1158
1159 /* mlx5_os.c */
1160 struct rte_pci_driver;
1161 int mlx5_os_get_dev_attr(void *ctx, struct mlx5_dev_attr *dev_attr);
1162 void mlx5_os_free_shared_dr(struct mlx5_priv *priv);
1163 int mlx5_os_open_device(const struct mlx5_dev_spawn_data *spawn,
1164                          const struct mlx5_dev_config *config,
1165                          struct mlx5_dev_ctx_shared *sh);
1166 int mlx5_os_get_pdn(void *pd, uint32_t *pdn);
1167 int mlx5_os_pci_probe(struct rte_pci_driver *pci_drv __rte_unused,
1168                        struct rte_pci_device *pci_dev);
1169 void mlx5_os_dev_shared_handler_install(struct mlx5_dev_ctx_shared *sh);
1170 void mlx5_os_dev_shared_handler_uninstall(struct mlx5_dev_ctx_shared *sh);
1171 void mlx5_os_set_reg_mr_cb(mlx5_reg_mr_t *reg_mr_cb,
1172                            mlx5_dereg_mr_t *dereg_mr_cb);
1173 void mlx5_os_mac_addr_remove(struct rte_eth_dev *dev, uint32_t index);
1174 int mlx5_os_mac_addr_add(struct rte_eth_dev *dev, struct rte_ether_addr *mac,
1175                          uint32_t index);
1176 int mlx5_os_vf_mac_addr_modify(struct mlx5_priv *priv, unsigned int iface_idx,
1177                                struct rte_ether_addr *mac_addr,
1178                                int vf_index);
1179 int mlx5_os_set_promisc(struct rte_eth_dev *dev, int enable);
1180 int mlx5_os_set_allmulti(struct rte_eth_dev *dev, int enable);
1181 int mlx5_os_set_nonblock_channel_fd(int fd);
1182 void mlx5_os_mac_addr_flush(struct rte_eth_dev *dev);
1183
1184 /* mlx5_txpp.c */
1185
1186 int mlx5_txpp_start(struct rte_eth_dev *dev);
1187 void mlx5_txpp_stop(struct rte_eth_dev *dev);
1188 int mlx5_txpp_read_clock(struct rte_eth_dev *dev, uint64_t *timestamp);
1189 int mlx5_txpp_xstats_get(struct rte_eth_dev *dev,
1190                          struct rte_eth_xstat *stats,
1191                          unsigned int n, unsigned int n_used);
1192 int mlx5_txpp_xstats_reset(struct rte_eth_dev *dev);
1193 int mlx5_txpp_xstats_get_names(struct rte_eth_dev *dev,
1194                                struct rte_eth_xstat_name *xstats_names,
1195                                unsigned int n, unsigned int n_used);
1196 void mlx5_txpp_interrupt_handler(void *cb_arg);
1197
1198 /* mlx5_rxtx.c */
1199
1200 eth_tx_burst_t mlx5_select_tx_function(struct rte_eth_dev *dev);
1201
1202 #endif /* RTE_PMD_MLX5_H_ */