net/mlx5: support generic tunnel offloading
[dpdk.git] / drivers / net / mlx5 / mlx5.h
1 /* SPDX-License-Identifier: BSD-3-Clause
2  * Copyright 2015 6WIND S.A.
3  * Copyright 2015 Mellanox Technologies, Ltd
4  */
5
6 #ifndef RTE_PMD_MLX5_H_
7 #define RTE_PMD_MLX5_H_
8
9 #include <stddef.h>
10 #include <stdint.h>
11 #include <limits.h>
12 #include <net/if.h>
13 #include <netinet/in.h>
14 #include <sys/queue.h>
15
16 /* Verbs header. */
17 /* ISO C doesn't support unnamed structs/unions, disabling -pedantic. */
18 #ifdef PEDANTIC
19 #pragma GCC diagnostic ignored "-Wpedantic"
20 #endif
21 #include <infiniband/verbs.h>
22 #ifdef PEDANTIC
23 #pragma GCC diagnostic error "-Wpedantic"
24 #endif
25
26 #include <rte_pci.h>
27 #include <rte_ether.h>
28 #include <rte_ethdev_driver.h>
29 #include <rte_spinlock.h>
30 #include <rte_interrupts.h>
31 #include <rte_errno.h>
32 #include <rte_flow.h>
33
34 #include "mlx5_utils.h"
35 #include "mlx5_rxtx.h"
36 #include "mlx5_autoconf.h"
37 #include "mlx5_defs.h"
38
39 enum {
40         PCI_VENDOR_ID_MELLANOX = 0x15b3,
41 };
42
43 enum {
44         PCI_DEVICE_ID_MELLANOX_CONNECTX4 = 0x1013,
45         PCI_DEVICE_ID_MELLANOX_CONNECTX4VF = 0x1014,
46         PCI_DEVICE_ID_MELLANOX_CONNECTX4LX = 0x1015,
47         PCI_DEVICE_ID_MELLANOX_CONNECTX4LXVF = 0x1016,
48         PCI_DEVICE_ID_MELLANOX_CONNECTX5 = 0x1017,
49         PCI_DEVICE_ID_MELLANOX_CONNECTX5VF = 0x1018,
50         PCI_DEVICE_ID_MELLANOX_CONNECTX5EX = 0x1019,
51         PCI_DEVICE_ID_MELLANOX_CONNECTX5EXVF = 0x101a,
52 };
53
54 struct mlx5_xstats_ctrl {
55         /* Number of device stats. */
56         uint16_t stats_n;
57         /* Index in the device counters table. */
58         uint16_t dev_table_idx[MLX5_MAX_XSTATS];
59         uint64_t base[MLX5_MAX_XSTATS];
60 };
61
62 /* Flow list . */
63 TAILQ_HEAD(mlx5_flows, rte_flow);
64
65 /* Default PMD specific parameter value. */
66 #define MLX5_ARG_UNSET (-1)
67
68 /*
69  * Device configuration structure.
70  *
71  * Merged configuration from:
72  *
73  *  - Device capabilities,
74  *  - User device parameters disabled features.
75  */
76 struct mlx5_dev_config {
77         unsigned int hw_csum:1; /* Checksum offload is supported. */
78         unsigned int hw_vlan_strip:1; /* VLAN stripping is supported. */
79         unsigned int hw_fcs_strip:1; /* FCS stripping is supported. */
80         unsigned int hw_padding:1; /* End alignment padding is supported. */
81         unsigned int vf:1; /* This is a VF. */
82         unsigned int mps:2; /* Multi-packet send supported mode. */
83         unsigned int tunnel_en:1;
84         /* Whether tunnel stateless offloads are supported. */
85         unsigned int flow_counter_en:1; /* Whether flow counter is supported. */
86         unsigned int cqe_comp:1; /* CQE compression is enabled. */
87         unsigned int tso:1; /* Whether TSO is supported. */
88         unsigned int tx_vec_en:1; /* Tx vector is enabled. */
89         unsigned int rx_vec_en:1; /* Rx vector is enabled. */
90         unsigned int mpw_hdr_dseg:1; /* Enable DSEGs in the title WQEBB. */
91         unsigned int vf_nl_en:1; /* Enable Netlink requests in VF mode. */
92         unsigned int swp:1; /* Tx generic tunnel checksum and TSO offload. */
93         unsigned int tso_max_payload_sz; /* Maximum TCP payload for TSO. */
94         unsigned int ind_table_max_size; /* Maximum indirection table size. */
95         int txq_inline; /* Maximum packet size for inlining. */
96         int txqs_inline; /* Queue number threshold for inlining. */
97         int inline_max_packet_sz; /* Max packet size for inlining. */
98 };
99
100 /**
101  * Type of objet being allocated.
102  */
103 enum mlx5_verbs_alloc_type {
104         MLX5_VERBS_ALLOC_TYPE_NONE,
105         MLX5_VERBS_ALLOC_TYPE_TX_QUEUE,
106         MLX5_VERBS_ALLOC_TYPE_RX_QUEUE,
107 };
108
109 /**
110  * Verbs allocator needs a context to know in the callback which kind of
111  * resources it is allocating.
112  */
113 struct mlx5_verbs_alloc_ctx {
114         enum mlx5_verbs_alloc_type type; /* Kind of object being allocated. */
115         const void *obj; /* Pointer to the DPDK object. */
116 };
117
118 struct priv {
119         struct rte_eth_dev *dev; /* Ethernet device of master process. */
120         struct ibv_context *ctx; /* Verbs context. */
121         struct ibv_device_attr_ex device_attr; /* Device properties. */
122         struct ibv_pd *pd; /* Protection Domain. */
123         char ibdev_path[IBV_SYSFS_PATH_MAX]; /* IB device path for secondary */
124         struct ether_addr mac[MLX5_MAX_MAC_ADDRESSES]; /* MAC addresses. */
125         BITFIELD_DECLARE(mac_own, uint64_t, MLX5_MAX_MAC_ADDRESSES);
126         /* Bit-field of MAC addresses owned by the PMD. */
127         uint16_t vlan_filter[MLX5_MAX_VLAN_IDS]; /* VLAN filters table. */
128         unsigned int vlan_filter_n; /* Number of configured VLAN filters. */
129         /* Device properties. */
130         uint16_t mtu; /* Configured MTU. */
131         uint8_t port; /* Physical port number. */
132         unsigned int isolated:1; /* Whether isolated mode is enabled. */
133         /* RX/TX queues. */
134         unsigned int rxqs_n; /* RX queues array size. */
135         unsigned int txqs_n; /* TX queues array size. */
136         struct mlx5_rxq_data *(*rxqs)[]; /* RX queues. */
137         struct mlx5_txq_data *(*txqs)[]; /* TX queues. */
138         struct rte_eth_rss_conf rss_conf; /* RSS configuration. */
139         struct rte_intr_handle intr_handle; /* Interrupt handler. */
140         unsigned int (*reta_idx)[]; /* RETA index table. */
141         unsigned int reta_idx_n; /* RETA index size. */
142         struct mlx5_hrxq_drop *flow_drop_queue; /* Flow drop queue. */
143         struct mlx5_flows flows; /* RTE Flow rules. */
144         struct mlx5_flows ctrl_flows; /* Control flow rules. */
145         LIST_HEAD(mr, mlx5_mr) mr; /* Memory region. */
146         LIST_HEAD(rxq, mlx5_rxq_ctrl) rxqsctrl; /* DPDK Rx queues. */
147         LIST_HEAD(rxqibv, mlx5_rxq_ibv) rxqsibv; /* Verbs Rx queues. */
148         LIST_HEAD(hrxq, mlx5_hrxq) hrxqs; /* Verbs Hash Rx queues. */
149         LIST_HEAD(txq, mlx5_txq_ctrl) txqsctrl; /* DPDK Tx queues. */
150         LIST_HEAD(txqibv, mlx5_txq_ibv) txqsibv; /* Verbs Tx queues. */
151         /* Verbs Indirection tables. */
152         LIST_HEAD(ind_tables, mlx5_ind_table_ibv) ind_tbls;
153         uint32_t link_speed_capa; /* Link speed capabilities. */
154         struct mlx5_xstats_ctrl xstats_ctrl; /* Extended stats control. */
155         rte_spinlock_t mr_lock; /* MR Lock. */
156         int primary_socket; /* Unix socket for primary process. */
157         void *uar_base; /* Reserved address space for UAR mapping */
158         struct rte_intr_handle intr_handle_socket; /* Interrupt handler. */
159         struct mlx5_dev_config config; /* Device configuration. */
160         struct mlx5_verbs_alloc_ctx verbs_alloc_ctx;
161         /* Context for Verbs allocator. */
162         int nl_socket; /* Netlink socket. */
163         uint32_t nl_sn; /* Netlink message sequence number. */
164 };
165
166 /* mlx5.c */
167
168 int mlx5_getenv_int(const char *);
169
170 /* mlx5_ethdev.c */
171
172 int mlx5_get_ifname(const struct rte_eth_dev *dev, char (*ifname)[IF_NAMESIZE]);
173 int mlx5_ifindex(const struct rte_eth_dev *dev);
174 int mlx5_ifreq(const struct rte_eth_dev *dev, int req, struct ifreq *ifr);
175 int mlx5_get_mtu(struct rte_eth_dev *dev, uint16_t *mtu);
176 int mlx5_set_flags(struct rte_eth_dev *dev, unsigned int keep,
177                    unsigned int flags);
178 int mlx5_dev_configure(struct rte_eth_dev *dev);
179 void mlx5_dev_infos_get(struct rte_eth_dev *dev, struct rte_eth_dev_info *info);
180 const uint32_t *mlx5_dev_supported_ptypes_get(struct rte_eth_dev *dev);
181 int mlx5_link_update(struct rte_eth_dev *dev, int wait_to_complete);
182 int mlx5_force_link_status_change(struct rte_eth_dev *dev, int status);
183 int mlx5_dev_set_mtu(struct rte_eth_dev *dev, uint16_t mtu);
184 int mlx5_dev_get_flow_ctrl(struct rte_eth_dev *dev,
185                            struct rte_eth_fc_conf *fc_conf);
186 int mlx5_dev_set_flow_ctrl(struct rte_eth_dev *dev,
187                            struct rte_eth_fc_conf *fc_conf);
188 int mlx5_ibv_device_to_pci_addr(const struct ibv_device *device,
189                                 struct rte_pci_addr *pci_addr);
190 void mlx5_dev_link_status_handler(void *arg);
191 void mlx5_dev_interrupt_handler(void *arg);
192 void mlx5_dev_interrupt_handler_uninstall(struct rte_eth_dev *dev);
193 void mlx5_dev_interrupt_handler_install(struct rte_eth_dev *dev);
194 int mlx5_set_link_down(struct rte_eth_dev *dev);
195 int mlx5_set_link_up(struct rte_eth_dev *dev);
196 int mlx5_is_removed(struct rte_eth_dev *dev);
197 eth_tx_burst_t mlx5_select_tx_function(struct rte_eth_dev *dev);
198 eth_rx_burst_t mlx5_select_rx_function(struct rte_eth_dev *dev);
199
200 /* mlx5_mac.c */
201
202 int mlx5_get_mac(struct rte_eth_dev *dev, uint8_t (*mac)[ETHER_ADDR_LEN]);
203 void mlx5_mac_addr_remove(struct rte_eth_dev *dev, uint32_t index);
204 int mlx5_mac_addr_add(struct rte_eth_dev *dev, struct ether_addr *mac,
205                       uint32_t index, uint32_t vmdq);
206 int mlx5_mac_addr_set(struct rte_eth_dev *dev, struct ether_addr *mac_addr);
207 int mlx5_set_mc_addr_list(struct rte_eth_dev *dev,
208                           struct ether_addr *mc_addr_set, uint32_t nb_mc_addr);
209
210 /* mlx5_rss.c */
211
212 int mlx5_rss_hash_update(struct rte_eth_dev *dev,
213                          struct rte_eth_rss_conf *rss_conf);
214 int mlx5_rss_hash_conf_get(struct rte_eth_dev *dev,
215                            struct rte_eth_rss_conf *rss_conf);
216 int mlx5_rss_reta_index_resize(struct rte_eth_dev *dev, unsigned int reta_size);
217 int mlx5_dev_rss_reta_query(struct rte_eth_dev *dev,
218                             struct rte_eth_rss_reta_entry64 *reta_conf,
219                             uint16_t reta_size);
220 int mlx5_dev_rss_reta_update(struct rte_eth_dev *dev,
221                              struct rte_eth_rss_reta_entry64 *reta_conf,
222                              uint16_t reta_size);
223
224 /* mlx5_rxmode.c */
225
226 void mlx5_promiscuous_enable(struct rte_eth_dev *dev);
227 void mlx5_promiscuous_disable(struct rte_eth_dev *dev);
228 void mlx5_allmulticast_enable(struct rte_eth_dev *dev);
229 void mlx5_allmulticast_disable(struct rte_eth_dev *dev);
230
231 /* mlx5_stats.c */
232
233 void mlx5_xstats_init(struct rte_eth_dev *dev);
234 int mlx5_stats_get(struct rte_eth_dev *dev, struct rte_eth_stats *stats);
235 void mlx5_stats_reset(struct rte_eth_dev *dev);
236 int mlx5_xstats_get(struct rte_eth_dev *dev, struct rte_eth_xstat *stats,
237                     unsigned int n);
238 void mlx5_xstats_reset(struct rte_eth_dev *dev);
239 int mlx5_xstats_get_names(struct rte_eth_dev *dev __rte_unused,
240                           struct rte_eth_xstat_name *xstats_names,
241                           unsigned int n);
242
243 /* mlx5_vlan.c */
244
245 int mlx5_vlan_filter_set(struct rte_eth_dev *dev, uint16_t vlan_id, int on);
246 void mlx5_vlan_strip_queue_set(struct rte_eth_dev *dev, uint16_t queue, int on);
247 int mlx5_vlan_offload_set(struct rte_eth_dev *dev, int mask);
248
249 /* mlx5_trigger.c */
250
251 int mlx5_dev_start(struct rte_eth_dev *dev);
252 void mlx5_dev_stop(struct rte_eth_dev *dev);
253 int mlx5_traffic_enable(struct rte_eth_dev *dev);
254 void mlx5_traffic_disable(struct rte_eth_dev *dev);
255 int mlx5_traffic_restart(struct rte_eth_dev *dev);
256
257 /* mlx5_flow.c */
258
259 int mlx5_flow_validate(struct rte_eth_dev *dev,
260                        const struct rte_flow_attr *attr,
261                        const struct rte_flow_item items[],
262                        const struct rte_flow_action actions[],
263                        struct rte_flow_error *error);
264 struct rte_flow *mlx5_flow_create(struct rte_eth_dev *dev,
265                                   const struct rte_flow_attr *attr,
266                                   const struct rte_flow_item items[],
267                                   const struct rte_flow_action actions[],
268                                   struct rte_flow_error *error);
269 int mlx5_flow_destroy(struct rte_eth_dev *dev, struct rte_flow *flow,
270                       struct rte_flow_error *error);
271 void mlx5_flow_list_flush(struct rte_eth_dev *dev, struct mlx5_flows *list);
272 int mlx5_flow_flush(struct rte_eth_dev *dev, struct rte_flow_error *error);
273 int mlx5_flow_query(struct rte_eth_dev *dev, struct rte_flow *flow,
274                     enum rte_flow_action_type action, void *data,
275                     struct rte_flow_error *error);
276 int mlx5_flow_isolate(struct rte_eth_dev *dev, int enable,
277                       struct rte_flow_error *error);
278 int mlx5_dev_filter_ctrl(struct rte_eth_dev *dev,
279                          enum rte_filter_type filter_type,
280                          enum rte_filter_op filter_op,
281                          void *arg);
282 int mlx5_flow_start(struct rte_eth_dev *dev, struct mlx5_flows *list);
283 void mlx5_flow_stop(struct rte_eth_dev *dev, struct mlx5_flows *list);
284 int mlx5_flow_verify(struct rte_eth_dev *dev);
285 int mlx5_ctrl_flow_vlan(struct rte_eth_dev *dev,
286                         struct rte_flow_item_eth *eth_spec,
287                         struct rte_flow_item_eth *eth_mask,
288                         struct rte_flow_item_vlan *vlan_spec,
289                         struct rte_flow_item_vlan *vlan_mask);
290 int mlx5_ctrl_flow(struct rte_eth_dev *dev,
291                    struct rte_flow_item_eth *eth_spec,
292                    struct rte_flow_item_eth *eth_mask);
293 int mlx5_flow_create_drop_queue(struct rte_eth_dev *dev);
294 void mlx5_flow_delete_drop_queue(struct rte_eth_dev *dev);
295
296 /* mlx5_socket.c */
297
298 int mlx5_socket_init(struct rte_eth_dev *priv);
299 void mlx5_socket_uninit(struct rte_eth_dev *priv);
300 void mlx5_socket_handle(struct rte_eth_dev *priv);
301 int mlx5_socket_connect(struct rte_eth_dev *priv);
302
303 /* mlx5_mr.c */
304
305 struct mlx5_mr *mlx5_mr_new(struct rte_eth_dev *dev, struct rte_mempool *mp);
306 struct mlx5_mr *mlx5_mr_get(struct rte_eth_dev *dev, struct rte_mempool *mp);
307 int mlx5_mr_release(struct mlx5_mr *mr);
308 int mlx5_mr_verify(struct rte_eth_dev *dev);
309
310 /* mlx5_nl.c */
311
312 int mlx5_nl_init(uint32_t nlgroups);
313 int mlx5_nl_mac_addr_add(struct rte_eth_dev *dev, struct ether_addr *mac,
314                          uint32_t index);
315 int mlx5_nl_mac_addr_remove(struct rte_eth_dev *dev, struct ether_addr *mac,
316                             uint32_t index);
317 void mlx5_nl_mac_addr_sync(struct rte_eth_dev *dev);
318 void mlx5_nl_mac_addr_flush(struct rte_eth_dev *dev);
319 int mlx5_nl_promisc(struct rte_eth_dev *dev, int enable);
320 int mlx5_nl_allmulti(struct rte_eth_dev *dev, int enable);
321
322 #endif /* RTE_PMD_MLX5_H_ */