net/mlx5: manage shared counters in three-level table
[dpdk.git] / drivers / net / mlx5 / mlx5.h
1 /* SPDX-License-Identifier: BSD-3-Clause
2  * Copyright 2015 6WIND S.A.
3  * Copyright 2015 Mellanox Technologies, Ltd
4  */
5
6 #ifndef RTE_PMD_MLX5_H_
7 #define RTE_PMD_MLX5_H_
8
9 #include <stddef.h>
10 #include <stdbool.h>
11 #include <stdint.h>
12 #include <limits.h>
13 #include <net/if.h>
14 #include <netinet/in.h>
15 #include <sys/queue.h>
16
17 /* Verbs header. */
18 /* ISO C doesn't support unnamed structs/unions, disabling -pedantic. */
19 #ifdef PEDANTIC
20 #pragma GCC diagnostic ignored "-Wpedantic"
21 #endif
22 #include <infiniband/verbs.h>
23 #ifdef PEDANTIC
24 #pragma GCC diagnostic error "-Wpedantic"
25 #endif
26
27 #include <rte_pci.h>
28 #include <rte_ether.h>
29 #include <rte_ethdev_driver.h>
30 #include <rte_rwlock.h>
31 #include <rte_interrupts.h>
32 #include <rte_errno.h>
33 #include <rte_flow.h>
34
35 #include <mlx5_glue.h>
36 #include <mlx5_devx_cmds.h>
37 #include <mlx5_prm.h>
38 #include <mlx5_nl.h>
39 #include <mlx5_common_mp.h>
40 #include <mlx5_common_mr.h>
41
42 #include "mlx5_defs.h"
43 #include "mlx5_utils.h"
44 #include "mlx5_os.h"
45 #include "mlx5_autoconf.h"
46
47 enum mlx5_ipool_index {
48 #ifdef HAVE_IBV_FLOW_DV_SUPPORT
49         MLX5_IPOOL_DECAP_ENCAP = 0, /* Pool for encap/decap resource. */
50         MLX5_IPOOL_PUSH_VLAN, /* Pool for push vlan resource. */
51         MLX5_IPOOL_TAG, /* Pool for tag resource. */
52         MLX5_IPOOL_PORT_ID, /* Pool for port id resource. */
53         MLX5_IPOOL_JUMP, /* Pool for jump resource. */
54 #endif
55         MLX5_IPOOL_MTR, /* Pool for meter resource. */
56         MLX5_IPOOL_MCP, /* Pool for metadata resource. */
57         MLX5_IPOOL_HRXQ, /* Pool for hrxq resource. */
58         MLX5_IPOOL_MLX5_FLOW, /* Pool for mlx5 flow handle. */
59         MLX5_IPOOL_RTE_FLOW, /* Pool for rte_flow. */
60         MLX5_IPOOL_MAX,
61 };
62
63 /*
64  * There are three reclaim memory mode supported.
65  * 0(none) means no memory reclaim.
66  * 1(light) means only PMD level reclaim.
67  * 2(aggressive) means both PMD and rdma-core level reclaim.
68  */
69 enum mlx5_reclaim_mem_mode {
70         MLX5_RCM_NONE, /* Don't reclaim memory. */
71         MLX5_RCM_LIGHT, /* Reclaim PMD level. */
72         MLX5_RCM_AGGR, /* Reclaim PMD and rdma-core level. */
73 };
74
75 /* Device attributes used in mlx5 PMD */
76 struct mlx5_dev_attr {
77         uint64_t        device_cap_flags_ex;
78         int             max_qp_wr;
79         int             max_sge;
80         int             max_cq;
81         int             max_qp;
82         uint32_t        raw_packet_caps;
83         uint32_t        max_rwq_indirection_table_size;
84         uint32_t        max_tso;
85         uint32_t        tso_supported_qpts;
86         uint64_t        flags;
87         uint64_t        comp_mask;
88         uint32_t        sw_parsing_offloads;
89         uint32_t        min_single_stride_log_num_of_bytes;
90         uint32_t        max_single_stride_log_num_of_bytes;
91         uint32_t        min_single_wqe_log_num_of_strides;
92         uint32_t        max_single_wqe_log_num_of_strides;
93         uint32_t        stride_supported_qpts;
94         uint32_t        tunnel_offloads_caps;
95         char            fw_ver[64];
96 };
97
98 /** Data associated with devices to spawn. */
99 struct mlx5_dev_spawn_data {
100         uint32_t ifindex; /**< Network interface index. */
101         uint32_t max_port; /**< Device maximal port index. */
102         uint32_t phys_port; /**< Device physical port index. */
103         int pf_bond; /**< bonding device PF index. < 0 - no bonding */
104         struct mlx5_switch_info info; /**< Switch information. */
105         void *phys_dev; /**< Associated physical device. */
106         struct rte_eth_dev *eth_dev; /**< Associated Ethernet device. */
107         struct rte_pci_device *pci_dev; /**< Backend PCI device. */
108 };
109
110 /** Key string for IPC. */
111 #define MLX5_MP_NAME "net_mlx5_mp"
112
113
114 LIST_HEAD(mlx5_dev_list, mlx5_dev_ctx_shared);
115
116 /* Shared data between primary and secondary processes. */
117 struct mlx5_shared_data {
118         rte_spinlock_t lock;
119         /* Global spinlock for primary and secondary processes. */
120         int init_done; /* Whether primary has done initialization. */
121         unsigned int secondary_cnt; /* Number of secondary processes init'd. */
122         struct mlx5_dev_list mem_event_cb_list;
123         rte_rwlock_t mem_event_rwlock;
124 };
125
126 /* Per-process data structure, not visible to other processes. */
127 struct mlx5_local_data {
128         int init_done; /* Whether a secondary has done initialization. */
129 };
130
131 extern struct mlx5_shared_data *mlx5_shared_data;
132 extern struct rte_pci_driver mlx5_driver;
133
134 /* Dev ops structs */
135 extern const struct eth_dev_ops mlx5_os_dev_ops;
136 extern const struct eth_dev_ops mlx5_os_dev_sec_ops;
137 extern const struct eth_dev_ops mlx5_os_dev_ops_isolate;
138
139 struct mlx5_counter_ctrl {
140         /* Name of the counter. */
141         char dpdk_name[RTE_ETH_XSTATS_NAME_SIZE];
142         /* Name of the counter on the device table. */
143         char ctr_name[RTE_ETH_XSTATS_NAME_SIZE];
144         uint32_t dev:1; /**< Nonzero for dev counters. */
145 };
146
147 struct mlx5_xstats_ctrl {
148         /* Number of device stats. */
149         uint16_t stats_n;
150         /* Number of device stats identified by PMD. */
151         uint16_t  mlx5_stats_n;
152         /* Index in the device counters table. */
153         uint16_t dev_table_idx[MLX5_MAX_XSTATS];
154         uint64_t base[MLX5_MAX_XSTATS];
155         uint64_t xstats[MLX5_MAX_XSTATS];
156         uint64_t hw_stats[MLX5_MAX_XSTATS];
157         struct mlx5_counter_ctrl info[MLX5_MAX_XSTATS];
158 };
159
160 struct mlx5_stats_ctrl {
161         /* Base for imissed counter. */
162         uint64_t imissed_base;
163         uint64_t imissed;
164 };
165
166 /* Default PMD specific parameter value. */
167 #define MLX5_ARG_UNSET (-1)
168
169 #define MLX5_LRO_SUPPORTED(dev) \
170         (((struct mlx5_priv *)((dev)->data->dev_private))->config.lro.supported)
171
172 /* Maximal size of coalesced segment for LRO is set in chunks of 256 Bytes. */
173 #define MLX5_LRO_SEG_CHUNK_SIZE 256u
174
175 /* Maximal size of aggregated LRO packet. */
176 #define MLX5_MAX_LRO_SIZE (UINT8_MAX * MLX5_LRO_SEG_CHUNK_SIZE)
177
178 /* LRO configurations structure. */
179 struct mlx5_lro_config {
180         uint32_t supported:1; /* Whether LRO is supported. */
181         uint32_t timeout; /* User configuration. */
182 };
183
184 /*
185  * Device configuration structure.
186  *
187  * Merged configuration from:
188  *
189  *  - Device capabilities,
190  *  - User device parameters disabled features.
191  */
192 struct mlx5_dev_config {
193         unsigned int hw_csum:1; /* Checksum offload is supported. */
194         unsigned int hw_vlan_strip:1; /* VLAN stripping is supported. */
195         unsigned int hw_vlan_insert:1; /* VLAN insertion in WQE is supported. */
196         unsigned int hw_fcs_strip:1; /* FCS stripping is supported. */
197         unsigned int hw_padding:1; /* End alignment padding is supported. */
198         unsigned int vf:1; /* This is a VF. */
199         unsigned int tunnel_en:1;
200         /* Whether tunnel stateless offloads are supported. */
201         unsigned int mpls_en:1; /* MPLS over GRE/UDP is enabled. */
202         unsigned int cqe_comp:1; /* CQE compression is enabled. */
203         unsigned int cqe_pad:1; /* CQE padding is enabled. */
204         unsigned int tso:1; /* Whether TSO is supported. */
205         unsigned int rx_vec_en:1; /* Rx vector is enabled. */
206         unsigned int mr_ext_memseg_en:1;
207         /* Whether memseg should be extended for MR creation. */
208         unsigned int l3_vxlan_en:1; /* Enable L3 VXLAN flow creation. */
209         unsigned int vf_nl_en:1; /* Enable Netlink requests in VF mode. */
210         unsigned int dv_esw_en:1; /* Enable E-Switch DV flow. */
211         unsigned int dv_flow_en:1; /* Enable DV flow. */
212         unsigned int dv_xmeta_en:2; /* Enable extensive flow metadata. */
213         unsigned int swp:1; /* Tx generic tunnel checksum and TSO offload. */
214         unsigned int devx:1; /* Whether devx interface is available or not. */
215         unsigned int dest_tir:1; /* Whether advanced DR API is available. */
216         unsigned int reclaim_mode:2; /* Memory reclaim mode. */
217         struct {
218                 unsigned int enabled:1; /* Whether MPRQ is enabled. */
219                 unsigned int stride_num_n; /* Number of strides. */
220                 unsigned int stride_size_n; /* Size of a stride. */
221                 unsigned int min_stride_size_n; /* Min size of a stride. */
222                 unsigned int max_stride_size_n; /* Max size of a stride. */
223                 unsigned int max_memcpy_len;
224                 /* Maximum packet size to memcpy Rx packets. */
225                 unsigned int min_rxqs_num;
226                 /* Rx queue count threshold to enable MPRQ. */
227         } mprq; /* Configurations for Multi-Packet RQ. */
228         int mps; /* Multi-packet send supported mode. */
229         int dbnc; /* Skip doorbell register write barrier. */
230         unsigned int flow_prio; /* Number of flow priorities. */
231         enum modify_reg flow_mreg_c[MLX5_MREG_C_NUM];
232         /* Availibility of mreg_c's. */
233         unsigned int tso_max_payload_sz; /* Maximum TCP payload for TSO. */
234         unsigned int ind_table_max_size; /* Maximum indirection table size. */
235         unsigned int max_dump_files_num; /* Maximum dump files per queue. */
236         unsigned int log_hp_size; /* Single hairpin queue data size in total. */
237         int txqs_inline; /* Queue number threshold for inlining. */
238         int txq_inline_min; /* Minimal amount of data bytes to inline. */
239         int txq_inline_max; /* Max packet size for inlining with SEND. */
240         int txq_inline_mpw; /* Max packet size for inlining with eMPW. */
241         struct mlx5_hca_attr hca_attr; /* HCA attributes. */
242         struct mlx5_lro_config lro; /* LRO configuration. */
243 };
244
245
246 /**
247  * Type of object being allocated.
248  */
249 enum mlx5_verbs_alloc_type {
250         MLX5_VERBS_ALLOC_TYPE_NONE,
251         MLX5_VERBS_ALLOC_TYPE_TX_QUEUE,
252         MLX5_VERBS_ALLOC_TYPE_RX_QUEUE,
253 };
254
255 /* Structure for VF VLAN workaround. */
256 struct mlx5_vf_vlan {
257         uint32_t tag:12;
258         uint32_t created:1;
259 };
260
261 /**
262  * Verbs allocator needs a context to know in the callback which kind of
263  * resources it is allocating.
264  */
265 struct mlx5_verbs_alloc_ctx {
266         enum mlx5_verbs_alloc_type type; /* Kind of object being allocated. */
267         const void *obj; /* Pointer to the DPDK object. */
268 };
269
270 /* Flow drop context necessary due to Verbs API. */
271 struct mlx5_drop {
272         struct mlx5_hrxq *hrxq; /* Hash Rx queue queue. */
273         struct mlx5_rxq_obj *rxq; /* Rx queue object. */
274 };
275
276 #define MLX5_COUNTERS_PER_POOL 512
277 #define MLX5_MAX_PENDING_QUERIES 4
278 #define MLX5_CNT_CONTAINER_RESIZE 64
279 #define MLX5_CNT_AGE_OFFSET 0x80000000
280 #define CNT_SIZE (sizeof(struct mlx5_flow_counter))
281 #define CNTEXT_SIZE (sizeof(struct mlx5_flow_counter_ext))
282 #define AGE_SIZE (sizeof(struct mlx5_age_param))
283 #define MLX5_AGING_TIME_DELAY   7
284 #define CNT_POOL_TYPE_EXT       (1 << 0)
285 #define CNT_POOL_TYPE_AGE       (1 << 1)
286 #define IS_EXT_POOL(pool) (((pool)->type) & CNT_POOL_TYPE_EXT)
287 #define IS_AGE_POOL(pool) (((pool)->type) & CNT_POOL_TYPE_AGE)
288 #define MLX_CNT_IS_AGE(counter) ((counter) & MLX5_CNT_AGE_OFFSET ? 1 : 0)
289 #define MLX5_CNT_LEN(pool) \
290         (CNT_SIZE + \
291         (IS_AGE_POOL(pool) ? AGE_SIZE : 0) + \
292         (IS_EXT_POOL(pool) ? CNTEXT_SIZE : 0))
293 #define MLX5_POOL_GET_CNT(pool, index) \
294         ((struct mlx5_flow_counter *) \
295         ((uint8_t *)((pool) + 1) + (index) * (MLX5_CNT_LEN(pool))))
296 #define MLX5_CNT_ARRAY_IDX(pool, cnt) \
297         ((int)(((uint8_t *)(cnt) - (uint8_t *)((pool) + 1)) / \
298         MLX5_CNT_LEN(pool)))
299 /*
300  * The pool index and offset of counter in the pool array makes up the
301  * counter index. In case the counter is from pool 0 and offset 0, it
302  * should plus 1 to avoid index 0, since 0 means invalid counter index
303  * currently.
304  */
305 #define MLX5_MAKE_CNT_IDX(pi, offset) \
306         ((pi) * MLX5_COUNTERS_PER_POOL + (offset) + 1)
307 #define MLX5_CNT_TO_CNT_EXT(pool, cnt) \
308         ((struct mlx5_flow_counter_ext *)\
309         ((uint8_t *)((cnt) + 1) + \
310         (IS_AGE_POOL(pool) ? AGE_SIZE : 0)))
311 #define MLX5_GET_POOL_CNT_EXT(pool, offset) \
312         MLX5_CNT_TO_CNT_EXT(pool, MLX5_POOL_GET_CNT((pool), (offset)))
313 #define MLX5_CNT_TO_AGE(cnt) \
314         ((struct mlx5_age_param *)((cnt) + 1))
315
316 struct mlx5_flow_counter_pool;
317
318 /*age status*/
319 enum {
320         AGE_FREE, /* Initialized state. */
321         AGE_CANDIDATE, /* Counter assigned to flows. */
322         AGE_TMOUT, /* Timeout, wait for rte_flow_get_aged_flows and destroy. */
323 };
324
325 #define MLX5_CNT_CONTAINER(sh, batch, age) (&(sh)->cmng.ccont \
326                                             [(batch) * 2 + (age)])
327
328 enum {
329         MLX5_CCONT_TYPE_SINGLE,
330         MLX5_CCONT_TYPE_SINGLE_FOR_AGE,
331         MLX5_CCONT_TYPE_BATCH,
332         MLX5_CCONT_TYPE_BATCH_FOR_AGE,
333         MLX5_CCONT_TYPE_MAX,
334 };
335
336 /* Counter age parameter. */
337 struct mlx5_age_param {
338         rte_atomic16_t state; /**< Age state. */
339         uint16_t port_id; /**< Port id of the counter. */
340         uint32_t timeout:15; /**< Age timeout in unit of 0.1sec. */
341         uint32_t expire:16; /**< Expire time(0.1sec) in the future. */
342         void *context; /**< Flow counter age context. */
343 };
344
345 struct flow_counter_stats {
346         uint64_t hits;
347         uint64_t bytes;
348 };
349
350 /* Generic counters information. */
351 struct mlx5_flow_counter {
352         TAILQ_ENTRY(mlx5_flow_counter) next;
353         /**< Pointer to the next flow counter structure. */
354         union {
355                 uint64_t hits; /**< Reset value of hits packets. */
356                 int64_t query_gen; /**< Generation of the last release. */
357         };
358         uint64_t bytes; /**< Reset value of bytes. */
359         void *action; /**< Pointer to the dv action. */
360 };
361
362 /* Extend counters information for none batch counters. */
363 struct mlx5_flow_counter_ext {
364         uint32_t shared:1; /**< Share counter ID with other flow rules. */
365         uint32_t batch: 1;
366         /**< Whether the counter was allocated by batch command. */
367         uint32_t ref_cnt:30; /**< Reference counter. */
368         uint32_t id; /**< User counter ID. */
369         union {  /**< Holds the counters for the rule. */
370 #if defined(HAVE_IBV_DEVICE_COUNTERS_SET_V42)
371                 struct ibv_counter_set *cs;
372 #elif defined(HAVE_IBV_DEVICE_COUNTERS_SET_V45)
373                 struct ibv_counters *cs;
374 #endif
375                 struct mlx5_devx_obj *dcs; /**< Counter Devx object. */
376         };
377 };
378
379 TAILQ_HEAD(mlx5_counters, mlx5_flow_counter);
380
381 /* Generic counter pool structure - query is in pool resolution. */
382 struct mlx5_flow_counter_pool {
383         TAILQ_ENTRY(mlx5_flow_counter_pool) next;
384         struct mlx5_counters counters; /* Free counter list. */
385         union {
386                 struct mlx5_devx_obj *min_dcs;
387                 rte_atomic64_t a64_dcs;
388         };
389         /* The devx object of the minimum counter ID. */
390         rte_atomic64_t start_query_gen; /* Query start round. */
391         rte_atomic64_t end_query_gen; /* Query end round. */
392         uint32_t index; /* Pool index in container. */
393         uint8_t type; /* Memory type behind the counter array. */
394         rte_spinlock_t sl; /* The pool lock. */
395         struct mlx5_counter_stats_raw *raw;
396         struct mlx5_counter_stats_raw *raw_hw; /* The raw on HW working. */
397 };
398
399 struct mlx5_counter_stats_raw;
400
401 /* Memory management structure for group of counter statistics raws. */
402 struct mlx5_counter_stats_mem_mng {
403         LIST_ENTRY(mlx5_counter_stats_mem_mng) next;
404         struct mlx5_counter_stats_raw *raws;
405         struct mlx5_devx_obj *dm;
406         void *umem;
407 };
408
409 /* Raw memory structure for the counter statistics values of a pool. */
410 struct mlx5_counter_stats_raw {
411         LIST_ENTRY(mlx5_counter_stats_raw) next;
412         int min_dcs_id;
413         struct mlx5_counter_stats_mem_mng *mem_mng;
414         volatile struct flow_counter_stats *data;
415 };
416
417 TAILQ_HEAD(mlx5_counter_pools, mlx5_flow_counter_pool);
418
419 /* Container structure for counter pools. */
420 struct mlx5_pools_container {
421         rte_atomic16_t n_valid; /* Number of valid pools. */
422         uint16_t n; /* Number of pools. */
423         rte_spinlock_t resize_sl; /* The resize lock. */
424         struct mlx5_counter_pools pool_list; /* Counter pool list. */
425         struct mlx5_flow_counter_pool **pools; /* Counter pool array. */
426         struct mlx5_counter_stats_mem_mng *mem_mng;
427         /* Hold the memory management for the next allocated pools raws. */
428 };
429
430 /* Counter global management structure. */
431 struct mlx5_flow_counter_mng {
432         struct mlx5_pools_container ccont[MLX5_CCONT_TYPE_MAX];
433         struct mlx5_counters flow_counters; /* Legacy flow counter list. */
434         uint8_t pending_queries;
435         uint8_t batch;
436         uint16_t pool_index;
437         uint8_t age;
438         uint8_t query_thread_on;
439         LIST_HEAD(mem_mngs, mlx5_counter_stats_mem_mng) mem_mngs;
440         LIST_HEAD(stat_raws, mlx5_counter_stats_raw) free_stat_raws;
441 };
442
443 #define MLX5_AGE_EVENT_NEW              1
444 #define MLX5_AGE_TRIGGER                2
445 #define MLX5_AGE_SET(age_info, BIT) \
446         ((age_info)->flags |= (1 << (BIT)))
447 #define MLX5_AGE_GET(age_info, BIT) \
448         ((age_info)->flags & (1 << (BIT)))
449 #define GET_PORT_AGE_INFO(priv) \
450         (&((priv)->sh->port[(priv)->dev_port - 1].age_info))
451
452 /* Aging information for per port. */
453 struct mlx5_age_info {
454         uint8_t flags; /*Indicate if is new event or need be trigered*/
455         struct mlx5_counters aged_counters; /* Aged flow counter list. */
456         rte_spinlock_t aged_sl; /* Aged flow counter list lock. */
457 };
458
459 /* Per port data of shared IB device. */
460 struct mlx5_dev_shared_port {
461         uint32_t ih_port_id;
462         uint32_t devx_ih_port_id;
463         /*
464          * Interrupt handler port_id. Used by shared interrupt
465          * handler to find the corresponding rte_eth device
466          * by IB port index. If value is equal or greater
467          * RTE_MAX_ETHPORTS it means there is no subhandler
468          * installed for specified IB port index.
469          */
470         struct mlx5_age_info age_info;
471         /* Aging information for per port. */
472 };
473
474 /* Table key of the hash organization. */
475 union mlx5_flow_tbl_key {
476         struct {
477                 /* Table ID should be at the lowest address. */
478                 uint32_t table_id;      /**< ID of the table. */
479                 uint16_t reserved;      /**< must be zero for comparison. */
480                 uint8_t domain;         /**< 1 - FDB, 0 - NIC TX/RX. */
481                 uint8_t direction;      /**< 1 - egress, 0 - ingress. */
482         };
483         uint64_t v64;                   /**< full 64bits value of key */
484 };
485
486 /* Table structure. */
487 struct mlx5_flow_tbl_resource {
488         void *obj; /**< Pointer to DR table object. */
489         rte_atomic32_t refcnt; /**< Reference counter. */
490 };
491
492 #define MLX5_MAX_TABLES UINT16_MAX
493 #define MLX5_FLOW_TABLE_LEVEL_METER (UINT16_MAX - 3)
494 #define MLX5_FLOW_TABLE_LEVEL_SUFFIX (UINT16_MAX - 2)
495 #define MLX5_HAIRPIN_TX_TABLE (UINT16_MAX - 1)
496 /* Reserve the last two tables for metadata register copy. */
497 #define MLX5_FLOW_MREG_ACT_TABLE_GROUP (MLX5_MAX_TABLES - 1)
498 #define MLX5_FLOW_MREG_CP_TABLE_GROUP (MLX5_MAX_TABLES - 2)
499 /* Tables for metering splits should be added here. */
500 #define MLX5_MAX_TABLES_EXTERNAL (MLX5_MAX_TABLES - 3)
501 #define MLX5_MAX_TABLES_FDB UINT16_MAX
502
503 #define MLX5_DBR_PAGE_SIZE 4096 /* Must be >= 512. */
504 #define MLX5_DBR_SIZE 8
505 #define MLX5_DBR_PER_PAGE (MLX5_DBR_PAGE_SIZE / MLX5_DBR_SIZE)
506 #define MLX5_DBR_BITMAP_SIZE (MLX5_DBR_PER_PAGE / 64)
507
508 struct mlx5_devx_dbr_page {
509         /* Door-bell records, must be first member in structure. */
510         uint8_t dbrs[MLX5_DBR_PAGE_SIZE];
511         LIST_ENTRY(mlx5_devx_dbr_page) next; /* Pointer to the next element. */
512         void *umem;
513         uint32_t dbr_count; /* Number of door-bell records in use. */
514         /* 1 bit marks matching door-bell is in use. */
515         uint64_t dbr_bitmap[MLX5_DBR_BITMAP_SIZE];
516 };
517
518 /* ID generation structure. */
519 struct mlx5_flow_id_pool {
520         uint32_t *free_arr; /**< Pointer to the a array of free values. */
521         uint32_t base_index;
522         /**< The next index that can be used without any free elements. */
523         uint32_t *curr; /**< Pointer to the index to pop. */
524         uint32_t *last; /**< Pointer to the last element in the empty arrray. */
525         uint32_t max_id; /**< Maximum id can be allocated from the pool. */
526 };
527
528 /*
529  * Shared Infiniband device context for Master/Representors
530  * which belong to same IB device with multiple IB ports.
531  **/
532 struct mlx5_dev_ctx_shared {
533         LIST_ENTRY(mlx5_dev_ctx_shared) next;
534         uint32_t refcnt;
535         uint32_t devx:1; /* Opened with DV. */
536         uint32_t max_port; /* Maximal IB device port index. */
537         void *ctx; /* Verbs/DV/DevX context. */
538         void *pd; /* Protection Domain. */
539         uint32_t pdn; /* Protection Domain number. */
540         uint32_t tdn; /* Transport Domain number. */
541         char ibdev_name[DEV_SYSFS_NAME_MAX]; /* SYSFS dev name. */
542         char ibdev_path[DEV_SYSFS_PATH_MAX]; /* SYSFS dev path for secondary */
543         struct mlx5_dev_attr device_attr; /* Device properties. */
544         LIST_ENTRY(mlx5_dev_ctx_shared) mem_event_cb;
545         /**< Called by memory event callback. */
546         struct mlx5_mr_share_cache share_cache;
547         /* Shared DV/DR flow data section. */
548         pthread_mutex_t dv_mutex; /* DV context mutex. */
549         uint32_t dv_meta_mask; /* flow META metadata supported mask. */
550         uint32_t dv_mark_mask; /* flow MARK metadata supported mask. */
551         uint32_t dv_regc0_mask; /* available bits of metatada reg_c[0]. */
552         uint32_t dv_refcnt; /* DV/DR data reference counter. */
553         void *fdb_domain; /* FDB Direct Rules name space handle. */
554         void *rx_domain; /* RX Direct Rules name space handle. */
555         void *tx_domain; /* TX Direct Rules name space handle. */
556         struct mlx5_hlist *flow_tbls;
557         /* Direct Rules tables for FDB, NIC TX+RX */
558         void *esw_drop_action; /* Pointer to DR E-Switch drop action. */
559         void *pop_vlan_action; /* Pointer to DR pop VLAN action. */
560         uint32_t encaps_decaps; /* Encap/decap action indexed memory list. */
561         LIST_HEAD(modify_cmd, mlx5_flow_dv_modify_hdr_resource) modify_cmds;
562         struct mlx5_hlist *tag_table;
563         uint32_t port_id_action_list; /* List of port ID actions. */
564         uint32_t push_vlan_action_list; /* List of push VLAN actions. */
565         struct mlx5_flow_counter_mng cmng; /* Counters management structure. */
566         struct mlx5_indexed_pool *ipool[MLX5_IPOOL_MAX];
567         /* Memory Pool for mlx5 flow resources. */
568         struct mlx5_l3t_tbl *cnt_id_tbl; /* Shared counter lookup table. */
569         /* Shared interrupt handler section. */
570         struct rte_intr_handle intr_handle; /* Interrupt handler for device. */
571         struct rte_intr_handle intr_handle_devx; /* DEVX interrupt handler. */
572         void *devx_comp; /* DEVX async comp obj. */
573         struct mlx5_devx_obj *tis; /* TIS object. */
574         struct mlx5_devx_obj *td; /* Transport domain. */
575         struct mlx5_flow_id_pool *flow_id_pool; /* Flow ID pool. */
576         struct mlx5_dev_shared_port port[]; /* per device port data array. */
577 };
578
579 /* Per-process private structure. */
580 struct mlx5_proc_priv {
581         size_t uar_table_sz;
582         /* Size of UAR register table. */
583         void *uar_table[];
584         /* Table of UAR registers for each process. */
585 };
586
587 /* MTR profile list. */
588 TAILQ_HEAD(mlx5_mtr_profiles, mlx5_flow_meter_profile);
589 /* MTR list. */
590 TAILQ_HEAD(mlx5_flow_meters, mlx5_flow_meter);
591
592 #define MLX5_PROC_PRIV(port_id) \
593         ((struct mlx5_proc_priv *)rte_eth_devices[port_id].process_private)
594
595 struct mlx5_priv {
596         struct rte_eth_dev_data *dev_data;  /* Pointer to device data. */
597         struct mlx5_dev_ctx_shared *sh; /* Shared device context. */
598         uint32_t dev_port; /* Device port number. */
599         struct rte_pci_device *pci_dev; /* Backend PCI device. */
600         struct rte_ether_addr mac[MLX5_MAX_MAC_ADDRESSES]; /* MAC addresses. */
601         BITFIELD_DECLARE(mac_own, uint64_t, MLX5_MAX_MAC_ADDRESSES);
602         /* Bit-field of MAC addresses owned by the PMD. */
603         uint16_t vlan_filter[MLX5_MAX_VLAN_IDS]; /* VLAN filters table. */
604         unsigned int vlan_filter_n; /* Number of configured VLAN filters. */
605         /* Device properties. */
606         uint16_t mtu; /* Configured MTU. */
607         unsigned int isolated:1; /* Whether isolated mode is enabled. */
608         unsigned int representor:1; /* Device is a port representor. */
609         unsigned int master:1; /* Device is a E-Switch master. */
610         unsigned int dr_shared:1; /* DV/DR data is shared. */
611         unsigned int counter_fallback:1; /* Use counter fallback management. */
612         unsigned int mtr_en:1; /* Whether support meter. */
613         unsigned int mtr_reg_share:1; /* Whether support meter REG_C share. */
614         uint16_t domain_id; /* Switch domain identifier. */
615         uint16_t vport_id; /* Associated VF vport index (if any). */
616         uint32_t vport_meta_tag; /* Used for vport index match ove VF LAG. */
617         uint32_t vport_meta_mask; /* Used for vport index field match mask. */
618         int32_t representor_id; /* Port representor identifier. */
619         int32_t pf_bond; /* >=0 means PF index in bonding configuration. */
620         unsigned int if_index; /* Associated kernel network device index. */
621         /* RX/TX queues. */
622         unsigned int rxqs_n; /* RX queues array size. */
623         unsigned int txqs_n; /* TX queues array size. */
624         struct mlx5_rxq_data *(*rxqs)[]; /* RX queues. */
625         struct mlx5_txq_data *(*txqs)[]; /* TX queues. */
626         struct rte_mempool *mprq_mp; /* Mempool for Multi-Packet RQ. */
627         struct rte_eth_rss_conf rss_conf; /* RSS configuration. */
628         unsigned int (*reta_idx)[]; /* RETA index table. */
629         unsigned int reta_idx_n; /* RETA index size. */
630         struct mlx5_drop drop_queue; /* Flow drop queues. */
631         uint32_t flows; /* RTE Flow rules. */
632         uint32_t ctrl_flows; /* Control flow rules. */
633         void *inter_flows; /* Intermediate resources for flow creation. */
634         void *rss_desc; /* Intermediate rss description resources. */
635         int flow_idx; /* Intermediate device flow index. */
636         int flow_nested_idx; /* Intermediate device flow index, nested. */
637         LIST_HEAD(rxq, mlx5_rxq_ctrl) rxqsctrl; /* DPDK Rx queues. */
638         LIST_HEAD(rxqobj, mlx5_rxq_obj) rxqsobj; /* Verbs/DevX Rx queues. */
639         uint32_t hrxqs; /* Verbs Hash Rx queues. */
640         LIST_HEAD(txq, mlx5_txq_ctrl) txqsctrl; /* DPDK Tx queues. */
641         LIST_HEAD(txqobj, mlx5_txq_obj) txqsobj; /* Verbs/DevX Tx queues. */
642         /* Indirection tables. */
643         LIST_HEAD(ind_tables, mlx5_ind_table_obj) ind_tbls;
644         /* Pointer to next element. */
645         rte_atomic32_t refcnt; /**< Reference counter. */
646         struct ibv_flow_action *verbs_action;
647         /**< Verbs modify header action object. */
648         uint8_t ft_type; /**< Flow table type, Rx or Tx. */
649         uint8_t max_lro_msg_size;
650         /* Tags resources cache. */
651         uint32_t link_speed_capa; /* Link speed capabilities. */
652         struct mlx5_xstats_ctrl xstats_ctrl; /* Extended stats control. */
653         struct mlx5_stats_ctrl stats_ctrl; /* Stats control. */
654         struct mlx5_dev_config config; /* Device configuration. */
655         struct mlx5_verbs_alloc_ctx verbs_alloc_ctx;
656         /* Context for Verbs allocator. */
657         int nl_socket_rdma; /* Netlink socket (NETLINK_RDMA). */
658         int nl_socket_route; /* Netlink socket (NETLINK_ROUTE). */
659         LIST_HEAD(dbrpage, mlx5_devx_dbr_page) dbrpgs; /* Door-bell pages. */
660         struct mlx5_nl_vlan_vmwa_context *vmwa_context; /* VLAN WA context. */
661         struct mlx5_flow_id_pool *qrss_id_pool;
662         struct mlx5_hlist *mreg_cp_tbl;
663         /* Hash table of Rx metadata register copy table. */
664         uint8_t mtr_sfx_reg; /* Meter prefix-suffix flow match REG_C. */
665         uint8_t mtr_color_reg; /* Meter color match REG_C. */
666         struct mlx5_mtr_profiles flow_meter_profiles; /* MTR profile list. */
667         struct mlx5_flow_meters flow_meters; /* MTR list. */
668 #ifndef RTE_ARCH_64
669         rte_spinlock_t uar_lock_cq; /* CQs share a common distinct UAR */
670         rte_spinlock_t uar_lock[MLX5_UAR_PAGE_NUM_MAX];
671         /* UAR same-page access control required in 32bit implementations. */
672 #endif
673         uint8_t skip_default_rss_reta; /* Skip configuration of default reta. */
674         uint8_t fdb_def_rule; /* Whether fdb jump to table 1 is configured. */
675         struct mlx5_mp_id mp_id; /* ID of a multi-process process */
676         LIST_HEAD(fdir, mlx5_fdir_flow) fdir_flows; /* fdir flows. */
677 };
678
679 #define PORT_ID(priv) ((priv)->dev_data->port_id)
680 #define ETH_DEV(priv) (&rte_eth_devices[PORT_ID(priv)])
681
682 /* mlx5.c */
683
684 int mlx5_getenv_int(const char *);
685 int mlx5_proc_priv_init(struct rte_eth_dev *dev);
686 int64_t mlx5_get_dbr(struct rte_eth_dev *dev,
687                      struct mlx5_devx_dbr_page **dbr_page);
688 int32_t mlx5_release_dbr(struct rte_eth_dev *dev, uint32_t umem_id,
689                          uint64_t offset);
690 int mlx5_udp_tunnel_port_add(struct rte_eth_dev *dev,
691                               struct rte_eth_udp_tunnel *udp_tunnel);
692 uint16_t mlx5_eth_find_next(uint16_t port_id, struct rte_pci_device *pci_dev);
693 void mlx5_dev_close(struct rte_eth_dev *dev);
694
695 /* Macro to iterate over all valid ports for mlx5 driver. */
696 #define MLX5_ETH_FOREACH_DEV(port_id, pci_dev) \
697         for (port_id = mlx5_eth_find_next(0, pci_dev); \
698              port_id < RTE_MAX_ETHPORTS; \
699              port_id = mlx5_eth_find_next(port_id + 1, pci_dev))
700 int mlx5_args(struct mlx5_dev_config *config, struct rte_devargs *devargs);
701 struct mlx5_dev_ctx_shared *
702 mlx5_alloc_shared_dev_ctx(const struct mlx5_dev_spawn_data *spawn,
703                            const struct mlx5_dev_config *config);
704 void mlx5_free_shared_dev_ctx(struct mlx5_dev_ctx_shared *sh);
705 void mlx5_free_table_hash_list(struct mlx5_priv *priv);
706 int mlx5_alloc_table_hash_list(struct mlx5_priv *priv);
707 void mlx5_set_min_inline(struct mlx5_dev_spawn_data *spawn,
708                          struct mlx5_dev_config *config);
709 void mlx5_set_metadata_mask(struct rte_eth_dev *dev);
710 int mlx5_dev_check_sibling_config(struct mlx5_priv *priv,
711                                   struct mlx5_dev_config *config);
712 int mlx5_init_once(void);
713 int mlx5_dev_configure(struct rte_eth_dev *dev);
714 int mlx5_dev_infos_get(struct rte_eth_dev *dev, struct rte_eth_dev_info *info);
715 int mlx5_fw_version_get(struct rte_eth_dev *dev, char *fw_ver, size_t fw_size);
716 int mlx5_dev_set_mtu(struct rte_eth_dev *dev, uint16_t mtu);
717 int mlx5_hairpin_cap_get(struct rte_eth_dev *dev,
718                          struct rte_eth_hairpin_cap *cap);
719
720 /* mlx5_ethdev.c */
721
722 int mlx5_dev_configure(struct rte_eth_dev *dev);
723 int mlx5_fw_version_get(struct rte_eth_dev *dev, char *fw_ver,
724                         size_t fw_size);
725 int mlx5_dev_infos_get(struct rte_eth_dev *dev,
726                        struct rte_eth_dev_info *info);
727 const uint32_t *mlx5_dev_supported_ptypes_get(struct rte_eth_dev *dev);
728 int mlx5_dev_set_mtu(struct rte_eth_dev *dev, uint16_t mtu);
729 int mlx5_hairpin_cap_get(struct rte_eth_dev *dev,
730                          struct rte_eth_hairpin_cap *cap);
731
732 /* mlx5_ethdev_os.c */
733
734 int mlx5_get_ifname(const struct rte_eth_dev *dev, char (*ifname)[IF_NAMESIZE]);
735 unsigned int mlx5_ifindex(const struct rte_eth_dev *dev);
736 int mlx5_ifreq(const struct rte_eth_dev *dev, int req, struct ifreq *ifr);
737 int mlx5_get_mtu(struct rte_eth_dev *dev, uint16_t *mtu);
738 int mlx5_set_flags(struct rte_eth_dev *dev, unsigned int keep,
739                    unsigned int flags);
740 int mlx5_set_mtu(struct rte_eth_dev *dev, uint16_t mtu);
741 int mlx5_read_clock(struct rte_eth_dev *dev, uint64_t *clock);
742 int mlx5_link_update(struct rte_eth_dev *dev, int wait_to_complete);
743 int mlx5_force_link_status_change(struct rte_eth_dev *dev, int status);
744 int mlx5_dev_get_flow_ctrl(struct rte_eth_dev *dev,
745                            struct rte_eth_fc_conf *fc_conf);
746 int mlx5_dev_set_flow_ctrl(struct rte_eth_dev *dev,
747                            struct rte_eth_fc_conf *fc_conf);
748 void mlx5_dev_link_status_handler(void *arg);
749 void mlx5_dev_interrupt_handler(void *arg);
750 void mlx5_dev_interrupt_handler_devx(void *arg);
751 void mlx5_dev_interrupt_handler_uninstall(struct rte_eth_dev *dev);
752 void mlx5_dev_interrupt_handler_install(struct rte_eth_dev *dev);
753 int mlx5_set_link_down(struct rte_eth_dev *dev);
754 int mlx5_set_link_up(struct rte_eth_dev *dev);
755 int mlx5_is_removed(struct rte_eth_dev *dev);
756 eth_tx_burst_t mlx5_select_tx_function(struct rte_eth_dev *dev);
757 eth_rx_burst_t mlx5_select_rx_function(struct rte_eth_dev *dev);
758 struct mlx5_priv *mlx5_port_to_eswitch_info(uint16_t port, bool valid);
759 struct mlx5_priv *mlx5_dev_to_eswitch_info(struct rte_eth_dev *dev);
760 int mlx5_sysfs_switch_info(unsigned int ifindex,
761                            struct mlx5_switch_info *info);
762 void mlx5_sysfs_check_switch_info(bool device_dir,
763                                   struct mlx5_switch_info *switch_info);
764 void mlx5_translate_port_name(const char *port_name_in,
765                               struct mlx5_switch_info *port_info_out);
766 void mlx5_intr_callback_unregister(const struct rte_intr_handle *handle,
767                                    rte_intr_callback_fn cb_fn, void *cb_arg);
768 int mlx5_get_module_info(struct rte_eth_dev *dev,
769                          struct rte_eth_dev_module_info *modinfo);
770 int mlx5_get_module_eeprom(struct rte_eth_dev *dev,
771                            struct rte_dev_eeprom_info *info);
772 int mlx5_dev_configure_rss_reta(struct rte_eth_dev *dev);
773
774 /* mlx5_mac.c */
775
776 int mlx5_get_mac(struct rte_eth_dev *dev, uint8_t (*mac)[RTE_ETHER_ADDR_LEN]);
777 void mlx5_mac_addr_remove(struct rte_eth_dev *dev, uint32_t index);
778 int mlx5_mac_addr_add(struct rte_eth_dev *dev, struct rte_ether_addr *mac,
779                       uint32_t index, uint32_t vmdq);
780 struct mlx5_nl_vlan_vmwa_context *mlx5_vlan_vmwa_init
781                                     (struct rte_eth_dev *dev, uint32_t ifindex);
782 int mlx5_mac_addr_set(struct rte_eth_dev *dev, struct rte_ether_addr *mac_addr);
783 int mlx5_set_mc_addr_list(struct rte_eth_dev *dev,
784                         struct rte_ether_addr *mc_addr_set,
785                         uint32_t nb_mc_addr);
786
787 /* mlx5_rss.c */
788
789 int mlx5_rss_hash_update(struct rte_eth_dev *dev,
790                          struct rte_eth_rss_conf *rss_conf);
791 int mlx5_rss_hash_conf_get(struct rte_eth_dev *dev,
792                            struct rte_eth_rss_conf *rss_conf);
793 int mlx5_rss_reta_index_resize(struct rte_eth_dev *dev, unsigned int reta_size);
794 int mlx5_dev_rss_reta_query(struct rte_eth_dev *dev,
795                             struct rte_eth_rss_reta_entry64 *reta_conf,
796                             uint16_t reta_size);
797 int mlx5_dev_rss_reta_update(struct rte_eth_dev *dev,
798                              struct rte_eth_rss_reta_entry64 *reta_conf,
799                              uint16_t reta_size);
800
801 /* mlx5_rxmode.c */
802
803 int mlx5_promiscuous_enable(struct rte_eth_dev *dev);
804 int mlx5_promiscuous_disable(struct rte_eth_dev *dev);
805 int mlx5_allmulticast_enable(struct rte_eth_dev *dev);
806 int mlx5_allmulticast_disable(struct rte_eth_dev *dev);
807
808 /* mlx5_stats.c */
809
810 int mlx5_stats_get(struct rte_eth_dev *dev, struct rte_eth_stats *stats);
811 int mlx5_stats_reset(struct rte_eth_dev *dev);
812 int mlx5_xstats_get(struct rte_eth_dev *dev, struct rte_eth_xstat *stats,
813                     unsigned int n);
814 int mlx5_xstats_reset(struct rte_eth_dev *dev);
815 int mlx5_xstats_get_names(struct rte_eth_dev *dev __rte_unused,
816                           struct rte_eth_xstat_name *xstats_names,
817                           unsigned int n);
818
819 /* mlx5_vlan.c */
820
821 int mlx5_vlan_filter_set(struct rte_eth_dev *dev, uint16_t vlan_id, int on);
822 void mlx5_vlan_strip_queue_set(struct rte_eth_dev *dev, uint16_t queue, int on);
823 int mlx5_vlan_offload_set(struct rte_eth_dev *dev, int mask);
824 void mlx5_vlan_vmwa_exit(struct mlx5_nl_vlan_vmwa_context *ctx);
825 void mlx5_vlan_vmwa_release(struct rte_eth_dev *dev,
826                             struct mlx5_vf_vlan *vf_vlan);
827 void mlx5_vlan_vmwa_acquire(struct rte_eth_dev *dev,
828                             struct mlx5_vf_vlan *vf_vlan);
829
830 /* mlx5_trigger.c */
831
832 int mlx5_dev_start(struct rte_eth_dev *dev);
833 void mlx5_dev_stop(struct rte_eth_dev *dev);
834 int mlx5_traffic_enable(struct rte_eth_dev *dev);
835 void mlx5_traffic_disable(struct rte_eth_dev *dev);
836 int mlx5_traffic_restart(struct rte_eth_dev *dev);
837
838 /* mlx5_flow.c */
839
840 int mlx5_flow_discover_mreg_c(struct rte_eth_dev *eth_dev);
841 bool mlx5_flow_ext_mreg_supported(struct rte_eth_dev *dev);
842 int mlx5_flow_discover_priorities(struct rte_eth_dev *dev);
843 void mlx5_flow_print(struct rte_flow *flow);
844 int mlx5_flow_validate(struct rte_eth_dev *dev,
845                        const struct rte_flow_attr *attr,
846                        const struct rte_flow_item items[],
847                        const struct rte_flow_action actions[],
848                        struct rte_flow_error *error);
849 struct rte_flow *mlx5_flow_create(struct rte_eth_dev *dev,
850                                   const struct rte_flow_attr *attr,
851                                   const struct rte_flow_item items[],
852                                   const struct rte_flow_action actions[],
853                                   struct rte_flow_error *error);
854 int mlx5_flow_destroy(struct rte_eth_dev *dev, struct rte_flow *flow,
855                       struct rte_flow_error *error);
856 void mlx5_flow_list_flush(struct rte_eth_dev *dev, uint32_t *list, bool active);
857 int mlx5_flow_flush(struct rte_eth_dev *dev, struct rte_flow_error *error);
858 int mlx5_flow_query(struct rte_eth_dev *dev, struct rte_flow *flow,
859                     const struct rte_flow_action *action, void *data,
860                     struct rte_flow_error *error);
861 int mlx5_flow_isolate(struct rte_eth_dev *dev, int enable,
862                       struct rte_flow_error *error);
863 int mlx5_dev_filter_ctrl(struct rte_eth_dev *dev,
864                          enum rte_filter_type filter_type,
865                          enum rte_filter_op filter_op,
866                          void *arg);
867 int mlx5_flow_start(struct rte_eth_dev *dev, uint32_t *list);
868 void mlx5_flow_stop(struct rte_eth_dev *dev, uint32_t *list);
869 int mlx5_flow_start_default(struct rte_eth_dev *dev);
870 void mlx5_flow_stop_default(struct rte_eth_dev *dev);
871 void mlx5_flow_alloc_intermediate(struct rte_eth_dev *dev);
872 void mlx5_flow_free_intermediate(struct rte_eth_dev *dev);
873 int mlx5_flow_verify(struct rte_eth_dev *dev);
874 int mlx5_ctrl_flow_source_queue(struct rte_eth_dev *dev, uint32_t queue);
875 int mlx5_ctrl_flow_vlan(struct rte_eth_dev *dev,
876                         struct rte_flow_item_eth *eth_spec,
877                         struct rte_flow_item_eth *eth_mask,
878                         struct rte_flow_item_vlan *vlan_spec,
879                         struct rte_flow_item_vlan *vlan_mask);
880 int mlx5_ctrl_flow(struct rte_eth_dev *dev,
881                    struct rte_flow_item_eth *eth_spec,
882                    struct rte_flow_item_eth *eth_mask);
883 struct rte_flow *mlx5_flow_create_esw_table_zero_flow(struct rte_eth_dev *dev);
884 int mlx5_flow_create_drop_queue(struct rte_eth_dev *dev);
885 void mlx5_flow_delete_drop_queue(struct rte_eth_dev *dev);
886 void mlx5_flow_async_pool_query_handle(struct mlx5_dev_ctx_shared *sh,
887                                        uint64_t async_id, int status);
888 void mlx5_set_query_alarm(struct mlx5_dev_ctx_shared *sh);
889 void mlx5_flow_query_alarm(void *arg);
890 uint32_t mlx5_counter_alloc(struct rte_eth_dev *dev);
891 void mlx5_counter_free(struct rte_eth_dev *dev, uint32_t cnt);
892 int mlx5_counter_query(struct rte_eth_dev *dev, uint32_t cnt,
893                        bool clear, uint64_t *pkts, uint64_t *bytes);
894 int mlx5_flow_dev_dump(struct rte_eth_dev *dev, FILE *file,
895                        struct rte_flow_error *error);
896 void mlx5_flow_rxq_dynf_metadata_set(struct rte_eth_dev *dev);
897 int mlx5_flow_get_aged_flows(struct rte_eth_dev *dev, void **contexts,
898                         uint32_t nb_contexts, struct rte_flow_error *error);
899
900 /* mlx5_mp.c */
901 int mlx5_mp_primary_handle(const struct rte_mp_msg *mp_msg, const void *peer);
902 int mlx5_mp_secondary_handle(const struct rte_mp_msg *mp_msg, const void *peer);
903 void mlx5_mp_req_start_rxtx(struct rte_eth_dev *dev);
904 void mlx5_mp_req_stop_rxtx(struct rte_eth_dev *dev);
905
906 /* mlx5_socket.c */
907
908 int mlx5_pmd_socket_init(void);
909
910 /* mlx5_flow_meter.c */
911
912 int mlx5_flow_meter_ops_get(struct rte_eth_dev *dev, void *arg);
913 struct mlx5_flow_meter *mlx5_flow_meter_find(struct mlx5_priv *priv,
914                                              uint32_t meter_id);
915 struct mlx5_flow_meter *mlx5_flow_meter_attach
916                                         (struct mlx5_priv *priv,
917                                          uint32_t meter_id,
918                                          const struct rte_flow_attr *attr,
919                                          struct rte_flow_error *error);
920 void mlx5_flow_meter_detach(struct mlx5_flow_meter *fm);
921
922 /* mlx5_os.c */
923 struct rte_pci_driver;
924 const char *mlx5_os_get_ctx_device_name(void *ctx);
925 const char *mlx5_os_get_ctx_device_path(void *ctx);
926 const char *mlx5_os_get_dev_device_name(void *dev);
927 uint32_t mlx5_os_get_umem_id(void *umem);
928 int mlx5_os_get_dev_attr(void *ctx, struct mlx5_dev_attr *dev_attr);
929 void mlx5_os_free_shared_dr(struct mlx5_priv *priv);
930 int mlx5_os_open_device(const struct mlx5_dev_spawn_data *spawn,
931                          const struct mlx5_dev_config *config,
932                          struct mlx5_dev_ctx_shared *sh);
933 int mlx5_os_get_pdn(void *pd, uint32_t *pdn);
934 int mlx5_os_pci_probe(struct rte_pci_driver *pci_drv __rte_unused,
935                        struct rte_pci_device *pci_dev);
936 void mlx5_os_dev_shared_handler_install(struct mlx5_dev_ctx_shared *sh);
937 void mlx5_os_dev_shared_handler_uninstall(struct mlx5_dev_ctx_shared *sh);
938 int mlx5_os_read_dev_stat(struct mlx5_priv *priv,
939                           const char *ctr_name, uint64_t *stat);
940 int mlx5_os_read_dev_counters(struct rte_eth_dev *dev, uint64_t *stats);
941 int mlx5_os_get_stats_n(struct rte_eth_dev *dev);
942 void mlx5_os_stats_init(struct rte_eth_dev *dev);
943 void mlx5_os_set_reg_mr_cb(mlx5_reg_mr_t *reg_mr_cb,
944                            mlx5_dereg_mr_t *dereg_mr_cb);
945 #endif /* RTE_PMD_MLX5_H_ */