net/mlx5: optimize counter release query generation
[dpdk.git] / drivers / net / mlx5 / mlx5.h
1 /* SPDX-License-Identifier: BSD-3-Clause
2  * Copyright 2015 6WIND S.A.
3  * Copyright 2015 Mellanox Technologies, Ltd
4  */
5
6 #ifndef RTE_PMD_MLX5_H_
7 #define RTE_PMD_MLX5_H_
8
9 #include <stddef.h>
10 #include <stdbool.h>
11 #include <stdint.h>
12 #include <limits.h>
13 #include <net/if.h>
14 #include <netinet/in.h>
15 #include <sys/queue.h>
16
17 /* Verbs header. */
18 /* ISO C doesn't support unnamed structs/unions, disabling -pedantic. */
19 #ifdef PEDANTIC
20 #pragma GCC diagnostic ignored "-Wpedantic"
21 #endif
22 #include <infiniband/verbs.h>
23 #ifdef PEDANTIC
24 #pragma GCC diagnostic error "-Wpedantic"
25 #endif
26
27 #include <rte_pci.h>
28 #include <rte_ether.h>
29 #include <rte_ethdev_driver.h>
30 #include <rte_rwlock.h>
31 #include <rte_interrupts.h>
32 #include <rte_errno.h>
33 #include <rte_flow.h>
34
35 #include <mlx5_glue.h>
36 #include <mlx5_devx_cmds.h>
37 #include <mlx5_prm.h>
38 #include <mlx5_nl.h>
39
40 #include "mlx5_defs.h"
41 #include "mlx5_utils.h"
42 #include "mlx5_mr.h"
43 #include "mlx5_autoconf.h"
44
45 /* Request types for IPC. */
46 enum mlx5_mp_req_type {
47         MLX5_MP_REQ_VERBS_CMD_FD = 1,
48         MLX5_MP_REQ_CREATE_MR,
49         MLX5_MP_REQ_START_RXTX,
50         MLX5_MP_REQ_STOP_RXTX,
51         MLX5_MP_REQ_QUEUE_STATE_MODIFY,
52 };
53
54 struct mlx5_mp_arg_queue_state_modify {
55         uint8_t is_wq; /* Set if WQ. */
56         uint16_t queue_id; /* DPDK queue ID. */
57         enum ibv_wq_state state; /* WQ requested state. */
58 };
59
60 /* Pameters for IPC. */
61 struct mlx5_mp_param {
62         enum mlx5_mp_req_type type;
63         int port_id;
64         int result;
65         RTE_STD_C11
66         union {
67                 uintptr_t addr; /* MLX5_MP_REQ_CREATE_MR */
68                 struct mlx5_mp_arg_queue_state_modify state_modify;
69                 /* MLX5_MP_REQ_QUEUE_STATE_MODIFY */
70         } args;
71 };
72
73 /** Request timeout for IPC. */
74 #define MLX5_MP_REQ_TIMEOUT_SEC 5
75
76 /** Key string for IPC. */
77 #define MLX5_MP_NAME "net_mlx5_mp"
78
79
80 LIST_HEAD(mlx5_dev_list, mlx5_ibv_shared);
81
82 /* Shared data between primary and secondary processes. */
83 struct mlx5_shared_data {
84         rte_spinlock_t lock;
85         /* Global spinlock for primary and secondary processes. */
86         int init_done; /* Whether primary has done initialization. */
87         unsigned int secondary_cnt; /* Number of secondary processes init'd. */
88         struct mlx5_dev_list mem_event_cb_list;
89         rte_rwlock_t mem_event_rwlock;
90 };
91
92 /* Per-process data structure, not visible to other processes. */
93 struct mlx5_local_data {
94         int init_done; /* Whether a secondary has done initialization. */
95 };
96
97 extern struct mlx5_shared_data *mlx5_shared_data;
98
99 struct mlx5_counter_ctrl {
100         /* Name of the counter. */
101         char dpdk_name[RTE_ETH_XSTATS_NAME_SIZE];
102         /* Name of the counter on the device table. */
103         char ctr_name[RTE_ETH_XSTATS_NAME_SIZE];
104         uint32_t ib:1; /**< Nonzero for IB counters. */
105 };
106
107 struct mlx5_xstats_ctrl {
108         /* Number of device stats. */
109         uint16_t stats_n;
110         /* Number of device stats identified by PMD. */
111         uint16_t  mlx5_stats_n;
112         /* Index in the device counters table. */
113         uint16_t dev_table_idx[MLX5_MAX_XSTATS];
114         uint64_t base[MLX5_MAX_XSTATS];
115         uint64_t xstats[MLX5_MAX_XSTATS];
116         uint64_t hw_stats[MLX5_MAX_XSTATS];
117         struct mlx5_counter_ctrl info[MLX5_MAX_XSTATS];
118 };
119
120 struct mlx5_stats_ctrl {
121         /* Base for imissed counter. */
122         uint64_t imissed_base;
123         uint64_t imissed;
124 };
125
126 /* Flow list . */
127 TAILQ_HEAD(mlx5_flows, rte_flow);
128
129 /* Default PMD specific parameter value. */
130 #define MLX5_ARG_UNSET (-1)
131
132 #define MLX5_LRO_SUPPORTED(dev) \
133         (((struct mlx5_priv *)((dev)->data->dev_private))->config.lro.supported)
134
135 /* Maximal size of coalesced segment for LRO is set in chunks of 256 Bytes. */
136 #define MLX5_LRO_SEG_CHUNK_SIZE 256u
137
138 /* Maximal size of aggregated LRO packet. */
139 #define MLX5_MAX_LRO_SIZE (UINT8_MAX * MLX5_LRO_SEG_CHUNK_SIZE)
140
141 /* LRO configurations structure. */
142 struct mlx5_lro_config {
143         uint32_t supported:1; /* Whether LRO is supported. */
144         uint32_t timeout; /* User configuration. */
145 };
146
147 /*
148  * Device configuration structure.
149  *
150  * Merged configuration from:
151  *
152  *  - Device capabilities,
153  *  - User device parameters disabled features.
154  */
155 struct mlx5_dev_config {
156         unsigned int hw_csum:1; /* Checksum offload is supported. */
157         unsigned int hw_vlan_strip:1; /* VLAN stripping is supported. */
158         unsigned int hw_vlan_insert:1; /* VLAN insertion in WQE is supported. */
159         unsigned int hw_fcs_strip:1; /* FCS stripping is supported. */
160         unsigned int hw_padding:1; /* End alignment padding is supported. */
161         unsigned int vf:1; /* This is a VF. */
162         unsigned int tunnel_en:1;
163         /* Whether tunnel stateless offloads are supported. */
164         unsigned int mpls_en:1; /* MPLS over GRE/UDP is enabled. */
165         unsigned int cqe_comp:1; /* CQE compression is enabled. */
166         unsigned int cqe_pad:1; /* CQE padding is enabled. */
167         unsigned int tso:1; /* Whether TSO is supported. */
168         unsigned int rx_vec_en:1; /* Rx vector is enabled. */
169         unsigned int mr_ext_memseg_en:1;
170         /* Whether memseg should be extended for MR creation. */
171         unsigned int l3_vxlan_en:1; /* Enable L3 VXLAN flow creation. */
172         unsigned int vf_nl_en:1; /* Enable Netlink requests in VF mode. */
173         unsigned int dv_esw_en:1; /* Enable E-Switch DV flow. */
174         unsigned int dv_flow_en:1; /* Enable DV flow. */
175         unsigned int dv_xmeta_en:2; /* Enable extensive flow metadata. */
176         unsigned int swp:1; /* Tx generic tunnel checksum and TSO offload. */
177         unsigned int devx:1; /* Whether devx interface is available or not. */
178         unsigned int dest_tir:1; /* Whether advanced DR API is available. */
179         struct {
180                 unsigned int enabled:1; /* Whether MPRQ is enabled. */
181                 unsigned int stride_num_n; /* Number of strides. */
182                 unsigned int min_stride_size_n; /* Min size of a stride. */
183                 unsigned int max_stride_size_n; /* Max size of a stride. */
184                 unsigned int max_memcpy_len;
185                 /* Maximum packet size to memcpy Rx packets. */
186                 unsigned int min_rxqs_num;
187                 /* Rx queue count threshold to enable MPRQ. */
188         } mprq; /* Configurations for Multi-Packet RQ. */
189         int mps; /* Multi-packet send supported mode. */
190         int dbnc; /* Skip doorbell register write barrier. */
191         unsigned int flow_prio; /* Number of flow priorities. */
192         enum modify_reg flow_mreg_c[MLX5_MREG_C_NUM];
193         /* Availibility of mreg_c's. */
194         unsigned int tso_max_payload_sz; /* Maximum TCP payload for TSO. */
195         unsigned int ind_table_max_size; /* Maximum indirection table size. */
196         unsigned int max_dump_files_num; /* Maximum dump files per queue. */
197         unsigned int log_hp_size; /* Single hairpin queue data size in total. */
198         int txqs_inline; /* Queue number threshold for inlining. */
199         int txq_inline_min; /* Minimal amount of data bytes to inline. */
200         int txq_inline_max; /* Max packet size for inlining with SEND. */
201         int txq_inline_mpw; /* Max packet size for inlining with eMPW. */
202         struct mlx5_hca_attr hca_attr; /* HCA attributes. */
203         struct mlx5_lro_config lro; /* LRO configuration. */
204 };
205
206
207 /**
208  * Type of object being allocated.
209  */
210 enum mlx5_verbs_alloc_type {
211         MLX5_VERBS_ALLOC_TYPE_NONE,
212         MLX5_VERBS_ALLOC_TYPE_TX_QUEUE,
213         MLX5_VERBS_ALLOC_TYPE_RX_QUEUE,
214 };
215
216 /* Structure for VF VLAN workaround. */
217 struct mlx5_vf_vlan {
218         uint32_t tag:12;
219         uint32_t created:1;
220 };
221
222 /**
223  * Verbs allocator needs a context to know in the callback which kind of
224  * resources it is allocating.
225  */
226 struct mlx5_verbs_alloc_ctx {
227         enum mlx5_verbs_alloc_type type; /* Kind of object being allocated. */
228         const void *obj; /* Pointer to the DPDK object. */
229 };
230
231 LIST_HEAD(mlx5_mr_list, mlx5_mr);
232
233 /* Flow drop context necessary due to Verbs API. */
234 struct mlx5_drop {
235         struct mlx5_hrxq *hrxq; /* Hash Rx queue queue. */
236         struct mlx5_rxq_obj *rxq; /* Rx queue object. */
237 };
238
239 #define MLX5_COUNTERS_PER_POOL 512
240 #define MLX5_MAX_PENDING_QUERIES 4
241
242 struct mlx5_flow_counter_pool;
243
244 struct flow_counter_stats {
245         uint64_t hits;
246         uint64_t bytes;
247 };
248
249 /* Counters information. */
250 struct mlx5_flow_counter {
251         TAILQ_ENTRY(mlx5_flow_counter) next;
252         /**< Pointer to the next flow counter structure. */
253         uint32_t shared:1; /**< Share counter ID with other flow rules. */
254         uint32_t batch: 1;
255         /**< Whether the counter was allocated by batch command. */
256         uint32_t ref_cnt:30; /**< Reference counter. */
257         uint32_t id; /**< Counter ID. */
258         union {  /**< Holds the counters for the rule. */
259 #if defined(HAVE_IBV_DEVICE_COUNTERS_SET_V42)
260                 struct ibv_counter_set *cs;
261 #elif defined(HAVE_IBV_DEVICE_COUNTERS_SET_V45)
262                 struct ibv_counters *cs;
263 #endif
264                 struct mlx5_devx_obj *dcs; /**< Counter Devx object. */
265                 struct mlx5_flow_counter_pool *pool; /**< The counter pool. */
266         };
267         union {
268                 uint64_t hits; /**< Reset value of hits packets. */
269                 int64_t query_gen; /**< Generation of the last release. */
270         };
271         uint64_t bytes; /**< Reset value of bytes. */
272         void *action; /**< Pointer to the dv action. */
273 };
274
275 TAILQ_HEAD(mlx5_counters, mlx5_flow_counter);
276
277 /* Counter pool structure - query is in pool resolution. */
278 struct mlx5_flow_counter_pool {
279         TAILQ_ENTRY(mlx5_flow_counter_pool) next;
280         struct mlx5_counters counters; /* Free counter list. */
281         union {
282                 struct mlx5_devx_obj *min_dcs;
283                 rte_atomic64_t a64_dcs;
284         };
285         /* The devx object of the minimum counter ID. */
286         rte_atomic64_t start_query_gen; /* Query start round. */
287         rte_atomic64_t end_query_gen; /* Query end round. */
288         uint32_t n_counters: 16; /* Number of devx allocated counters. */
289         rte_spinlock_t sl; /* The pool lock. */
290         struct mlx5_counter_stats_raw *raw;
291         struct mlx5_counter_stats_raw *raw_hw; /* The raw on HW working. */
292         struct mlx5_flow_counter counters_raw[]; /* The pool counters memory. */
293 };
294
295 struct mlx5_counter_stats_raw;
296
297 /* Memory management structure for group of counter statistics raws. */
298 struct mlx5_counter_stats_mem_mng {
299         LIST_ENTRY(mlx5_counter_stats_mem_mng) next;
300         struct mlx5_counter_stats_raw *raws;
301         struct mlx5_devx_obj *dm;
302         struct mlx5dv_devx_umem *umem;
303 };
304
305 /* Raw memory structure for the counter statistics values of a pool. */
306 struct mlx5_counter_stats_raw {
307         LIST_ENTRY(mlx5_counter_stats_raw) next;
308         int min_dcs_id;
309         struct mlx5_counter_stats_mem_mng *mem_mng;
310         volatile struct flow_counter_stats *data;
311 };
312
313 TAILQ_HEAD(mlx5_counter_pools, mlx5_flow_counter_pool);
314
315 /* Container structure for counter pools. */
316 struct mlx5_pools_container {
317         rte_atomic16_t n_valid; /* Number of valid pools. */
318         uint16_t n; /* Number of pools. */
319         struct mlx5_counter_pools pool_list; /* Counter pool list. */
320         struct mlx5_flow_counter_pool **pools; /* Counter pool array. */
321         struct mlx5_counter_stats_mem_mng *init_mem_mng;
322         /* Hold the memory management for the next allocated pools raws. */
323 };
324
325 /* Counter global management structure. */
326 struct mlx5_flow_counter_mng {
327         uint8_t mhi[2]; /* master \ host container index. */
328         struct mlx5_pools_container ccont[2 * 2];
329         /* 2 containers for single and for batch for double-buffer. */
330         struct mlx5_counters flow_counters; /* Legacy flow counter list. */
331         uint8_t pending_queries;
332         uint8_t batch;
333         uint16_t pool_index;
334         uint8_t query_thread_on;
335         LIST_HEAD(mem_mngs, mlx5_counter_stats_mem_mng) mem_mngs;
336         LIST_HEAD(stat_raws, mlx5_counter_stats_raw) free_stat_raws;
337 };
338
339 /* Per port data of shared IB device. */
340 struct mlx5_ibv_shared_port {
341         uint32_t ih_port_id;
342         uint32_t devx_ih_port_id;
343         /*
344          * Interrupt handler port_id. Used by shared interrupt
345          * handler to find the corresponding rte_eth device
346          * by IB port index. If value is equal or greater
347          * RTE_MAX_ETHPORTS it means there is no subhandler
348          * installed for specified IB port index.
349          */
350 };
351
352 /* Table key of the hash organization. */
353 union mlx5_flow_tbl_key {
354         struct {
355                 /* Table ID should be at the lowest address. */
356                 uint32_t table_id;      /**< ID of the table. */
357                 uint16_t reserved;      /**< must be zero for comparison. */
358                 uint8_t domain;         /**< 1 - FDB, 0 - NIC TX/RX. */
359                 uint8_t direction;      /**< 1 - egress, 0 - ingress. */
360         };
361         uint64_t v64;                   /**< full 64bits value of key */
362 };
363
364 /* Table structure. */
365 struct mlx5_flow_tbl_resource {
366         void *obj; /**< Pointer to DR table object. */
367         rte_atomic32_t refcnt; /**< Reference counter. */
368 };
369
370 #define MLX5_MAX_TABLES UINT16_MAX
371 #define MLX5_FLOW_TABLE_LEVEL_METER (UINT16_MAX - 3)
372 #define MLX5_FLOW_TABLE_LEVEL_SUFFIX (UINT16_MAX - 2)
373 #define MLX5_HAIRPIN_TX_TABLE (UINT16_MAX - 1)
374 /* Reserve the last two tables for metadata register copy. */
375 #define MLX5_FLOW_MREG_ACT_TABLE_GROUP (MLX5_MAX_TABLES - 1)
376 #define MLX5_FLOW_MREG_CP_TABLE_GROUP (MLX5_MAX_TABLES - 2)
377 /* Tables for metering splits should be added here. */
378 #define MLX5_MAX_TABLES_EXTERNAL (MLX5_MAX_TABLES - 3)
379 #define MLX5_MAX_TABLES_FDB UINT16_MAX
380
381 #define MLX5_DBR_PAGE_SIZE 4096 /* Must be >= 512. */
382 #define MLX5_DBR_SIZE 8
383 #define MLX5_DBR_PER_PAGE (MLX5_DBR_PAGE_SIZE / MLX5_DBR_SIZE)
384 #define MLX5_DBR_BITMAP_SIZE (MLX5_DBR_PER_PAGE / 64)
385
386 struct mlx5_devx_dbr_page {
387         /* Door-bell records, must be first member in structure. */
388         uint8_t dbrs[MLX5_DBR_PAGE_SIZE];
389         LIST_ENTRY(mlx5_devx_dbr_page) next; /* Pointer to the next element. */
390         struct mlx5dv_devx_umem *umem;
391         uint32_t dbr_count; /* Number of door-bell records in use. */
392         /* 1 bit marks matching door-bell is in use. */
393         uint64_t dbr_bitmap[MLX5_DBR_BITMAP_SIZE];
394 };
395
396 /* ID generation structure. */
397 struct mlx5_flow_id_pool {
398         uint32_t *free_arr; /**< Pointer to the a array of free values. */
399         uint32_t base_index;
400         /**< The next index that can be used without any free elements. */
401         uint32_t *curr; /**< Pointer to the index to pop. */
402         uint32_t *last; /**< Pointer to the last element in the empty arrray. */
403         uint32_t max_id; /**< Maximum id can be allocated from the pool. */
404 };
405
406 /*
407  * Shared Infiniband device context for Master/Representors
408  * which belong to same IB device with multiple IB ports.
409  **/
410 struct mlx5_ibv_shared {
411         LIST_ENTRY(mlx5_ibv_shared) next;
412         uint32_t refcnt;
413         uint32_t devx:1; /* Opened with DV. */
414         uint32_t max_port; /* Maximal IB device port index. */
415         struct ibv_context *ctx; /* Verbs/DV context. */
416         struct ibv_pd *pd; /* Protection Domain. */
417         uint32_t pdn; /* Protection Domain number. */
418         uint32_t tdn; /* Transport Domain number. */
419         char ibdev_name[IBV_SYSFS_NAME_MAX]; /* IB device name. */
420         char ibdev_path[IBV_SYSFS_PATH_MAX]; /* IB device path for secondary */
421         struct ibv_device_attr_ex device_attr; /* Device properties. */
422         LIST_ENTRY(mlx5_ibv_shared) mem_event_cb;
423         /**< Called by memory event callback. */
424         struct {
425                 uint32_t dev_gen; /* Generation number to flush local caches. */
426                 rte_rwlock_t rwlock; /* MR Lock. */
427                 struct mlx5_mr_btree cache; /* Global MR cache table. */
428                 struct mlx5_mr_list mr_list; /* Registered MR list. */
429                 struct mlx5_mr_list mr_free_list; /* Freed MR list. */
430         } mr;
431         /* Shared DV/DR flow data section. */
432         pthread_mutex_t dv_mutex; /* DV context mutex. */
433         uint32_t dv_meta_mask; /* flow META metadata supported mask. */
434         uint32_t dv_mark_mask; /* flow MARK metadata supported mask. */
435         uint32_t dv_regc0_mask; /* available bits of metatada reg_c[0]. */
436         uint32_t dv_refcnt; /* DV/DR data reference counter. */
437         void *fdb_domain; /* FDB Direct Rules name space handle. */
438         struct mlx5_flow_tbl_resource *fdb_mtr_sfx_tbl;
439         /* FDB meter suffix rules table. */
440         void *rx_domain; /* RX Direct Rules name space handle. */
441         struct mlx5_flow_tbl_resource *rx_mtr_sfx_tbl;
442         /* RX meter suffix rules table. */
443         void *tx_domain; /* TX Direct Rules name space handle. */
444         struct mlx5_flow_tbl_resource *tx_mtr_sfx_tbl;
445         /* TX meter suffix rules table. */
446         struct mlx5_hlist *flow_tbls;
447         /* Direct Rules tables for FDB, NIC TX+RX */
448         void *esw_drop_action; /* Pointer to DR E-Switch drop action. */
449         void *pop_vlan_action; /* Pointer to DR pop VLAN action. */
450         LIST_HEAD(encap_decap, mlx5_flow_dv_encap_decap_resource) encaps_decaps;
451         LIST_HEAD(modify_cmd, mlx5_flow_dv_modify_hdr_resource) modify_cmds;
452         struct mlx5_hlist *tag_table;
453         LIST_HEAD(port_id_action_list, mlx5_flow_dv_port_id_action_resource)
454                 port_id_action_list; /* List of port ID actions. */
455         LIST_HEAD(push_vlan_action_list, mlx5_flow_dv_push_vlan_action_resource)
456                 push_vlan_action_list; /* List of push VLAN actions. */
457         struct mlx5_flow_counter_mng cmng; /* Counters management structure. */
458         /* Shared interrupt handler section. */
459         pthread_mutex_t intr_mutex; /* Interrupt config mutex. */
460         uint32_t intr_cnt; /* Interrupt handler reference counter. */
461         struct rte_intr_handle intr_handle; /* Interrupt handler for device. */
462         uint32_t devx_intr_cnt; /* Devx interrupt handler reference counter. */
463         struct rte_intr_handle intr_handle_devx; /* DEVX interrupt handler. */
464         struct mlx5dv_devx_cmd_comp *devx_comp; /* DEVX async comp obj. */
465         struct mlx5_devx_obj *tis; /* TIS object. */
466         struct mlx5_devx_obj *td; /* Transport domain. */
467         struct mlx5_flow_id_pool *flow_id_pool; /* Flow ID pool. */
468         struct mlx5_ibv_shared_port port[]; /* per device port data array. */
469 };
470
471 /* Per-process private structure. */
472 struct mlx5_proc_priv {
473         size_t uar_table_sz;
474         /* Size of UAR register table. */
475         void *uar_table[];
476         /* Table of UAR registers for each process. */
477 };
478
479 /* MTR profile list. */
480 TAILQ_HEAD(mlx5_mtr_profiles, mlx5_flow_meter_profile);
481 /* MTR list. */
482 TAILQ_HEAD(mlx5_flow_meters, mlx5_flow_meter);
483
484 #define MLX5_PROC_PRIV(port_id) \
485         ((struct mlx5_proc_priv *)rte_eth_devices[port_id].process_private)
486
487 struct mlx5_priv {
488         struct rte_eth_dev_data *dev_data;  /* Pointer to device data. */
489         struct mlx5_ibv_shared *sh; /* Shared IB device context. */
490         uint32_t ibv_port; /* IB device port number. */
491         struct rte_pci_device *pci_dev; /* Backend PCI device. */
492         struct rte_ether_addr mac[MLX5_MAX_MAC_ADDRESSES]; /* MAC addresses. */
493         BITFIELD_DECLARE(mac_own, uint64_t, MLX5_MAX_MAC_ADDRESSES);
494         /* Bit-field of MAC addresses owned by the PMD. */
495         uint16_t vlan_filter[MLX5_MAX_VLAN_IDS]; /* VLAN filters table. */
496         unsigned int vlan_filter_n; /* Number of configured VLAN filters. */
497         /* Device properties. */
498         uint16_t mtu; /* Configured MTU. */
499         unsigned int isolated:1; /* Whether isolated mode is enabled. */
500         unsigned int representor:1; /* Device is a port representor. */
501         unsigned int master:1; /* Device is a E-Switch master. */
502         unsigned int dr_shared:1; /* DV/DR data is shared. */
503         unsigned int counter_fallback:1; /* Use counter fallback management. */
504         unsigned int mtr_en:1; /* Whether support meter. */
505         unsigned int mtr_reg_share:1; /* Whether support meter REG_C share. */
506         uint16_t domain_id; /* Switch domain identifier. */
507         uint16_t vport_id; /* Associated VF vport index (if any). */
508         uint32_t vport_meta_tag; /* Used for vport index match ove VF LAG. */
509         uint32_t vport_meta_mask; /* Used for vport index field match mask. */
510         int32_t representor_id; /* Port representor identifier. */
511         int32_t pf_bond; /* >=0 means PF index in bonding configuration. */
512         unsigned int if_index; /* Associated kernel network device index. */
513         /* RX/TX queues. */
514         unsigned int rxqs_n; /* RX queues array size. */
515         unsigned int txqs_n; /* TX queues array size. */
516         struct mlx5_rxq_data *(*rxqs)[]; /* RX queues. */
517         struct mlx5_txq_data *(*txqs)[]; /* TX queues. */
518         struct rte_mempool *mprq_mp; /* Mempool for Multi-Packet RQ. */
519         struct rte_eth_rss_conf rss_conf; /* RSS configuration. */
520         unsigned int (*reta_idx)[]; /* RETA index table. */
521         unsigned int reta_idx_n; /* RETA index size. */
522         struct mlx5_drop drop_queue; /* Flow drop queues. */
523         struct mlx5_flows flows; /* RTE Flow rules. */
524         struct mlx5_flows ctrl_flows; /* Control flow rules. */
525         void *inter_flows; /* Intermediate resources for flow creation. */
526         int flow_idx; /* Intermediate device flow index. */
527         LIST_HEAD(rxq, mlx5_rxq_ctrl) rxqsctrl; /* DPDK Rx queues. */
528         LIST_HEAD(rxqobj, mlx5_rxq_obj) rxqsobj; /* Verbs/DevX Rx queues. */
529         LIST_HEAD(hrxq, mlx5_hrxq) hrxqs; /* Verbs Hash Rx queues. */
530         LIST_HEAD(txq, mlx5_txq_ctrl) txqsctrl; /* DPDK Tx queues. */
531         LIST_HEAD(txqobj, mlx5_txq_obj) txqsobj; /* Verbs/DevX Tx queues. */
532         /* Indirection tables. */
533         LIST_HEAD(ind_tables, mlx5_ind_table_obj) ind_tbls;
534         /* Pointer to next element. */
535         rte_atomic32_t refcnt; /**< Reference counter. */
536         struct ibv_flow_action *verbs_action;
537         /**< Verbs modify header action object. */
538         uint8_t ft_type; /**< Flow table type, Rx or Tx. */
539         uint8_t max_lro_msg_size;
540         /* Tags resources cache. */
541         uint32_t link_speed_capa; /* Link speed capabilities. */
542         struct mlx5_xstats_ctrl xstats_ctrl; /* Extended stats control. */
543         struct mlx5_stats_ctrl stats_ctrl; /* Stats control. */
544         struct mlx5_dev_config config; /* Device configuration. */
545         struct mlx5_verbs_alloc_ctx verbs_alloc_ctx;
546         /* Context for Verbs allocator. */
547         int nl_socket_rdma; /* Netlink socket (NETLINK_RDMA). */
548         int nl_socket_route; /* Netlink socket (NETLINK_ROUTE). */
549         LIST_HEAD(dbrpage, mlx5_devx_dbr_page) dbrpgs; /* Door-bell pages. */
550         struct mlx5_nl_vlan_vmwa_context *vmwa_context; /* VLAN WA context. */
551         struct mlx5_flow_id_pool *qrss_id_pool;
552         struct mlx5_hlist *mreg_cp_tbl;
553         /* Hash table of Rx metadata register copy table. */
554         uint8_t mtr_sfx_reg; /* Meter prefix-suffix flow match REG_C. */
555         uint8_t mtr_color_reg; /* Meter color match REG_C. */
556         struct mlx5_mtr_profiles flow_meter_profiles; /* MTR profile list. */
557         struct mlx5_flow_meters flow_meters; /* MTR list. */
558 #ifndef RTE_ARCH_64
559         rte_spinlock_t uar_lock_cq; /* CQs share a common distinct UAR */
560         rte_spinlock_t uar_lock[MLX5_UAR_PAGE_NUM_MAX];
561         /* UAR same-page access control required in 32bit implementations. */
562 #endif
563         uint8_t skip_default_rss_reta; /* Skip configuration of default reta. */
564         uint8_t fdb_def_rule; /* Whether fdb jump to table 1 is configured. */
565 };
566
567 #define PORT_ID(priv) ((priv)->dev_data->port_id)
568 #define ETH_DEV(priv) (&rte_eth_devices[PORT_ID(priv)])
569
570 /* mlx5.c */
571
572 int mlx5_getenv_int(const char *);
573 int mlx5_proc_priv_init(struct rte_eth_dev *dev);
574 int64_t mlx5_get_dbr(struct rte_eth_dev *dev,
575                      struct mlx5_devx_dbr_page **dbr_page);
576 int32_t mlx5_release_dbr(struct rte_eth_dev *dev, uint32_t umem_id,
577                          uint64_t offset);
578 int mlx5_udp_tunnel_port_add(struct rte_eth_dev *dev,
579                               struct rte_eth_udp_tunnel *udp_tunnel);
580 uint16_t mlx5_eth_find_next(uint16_t port_id, struct rte_pci_device *pci_dev);
581
582 /* Macro to iterate over all valid ports for mlx5 driver. */
583 #define MLX5_ETH_FOREACH_DEV(port_id, pci_dev) \
584         for (port_id = mlx5_eth_find_next(0, pci_dev); \
585              port_id < RTE_MAX_ETHPORTS; \
586              port_id = mlx5_eth_find_next(port_id + 1, pci_dev))
587
588 /* mlx5_ethdev.c */
589
590 int mlx5_get_ifname(const struct rte_eth_dev *dev, char (*ifname)[IF_NAMESIZE]);
591 int mlx5_get_master_ifname(const char *ibdev_path, char (*ifname)[IF_NAMESIZE]);
592 unsigned int mlx5_ifindex(const struct rte_eth_dev *dev);
593 int mlx5_ifreq(const struct rte_eth_dev *dev, int req, struct ifreq *ifr);
594 int mlx5_get_mtu(struct rte_eth_dev *dev, uint16_t *mtu);
595 int mlx5_set_flags(struct rte_eth_dev *dev, unsigned int keep,
596                    unsigned int flags);
597 int mlx5_dev_configure(struct rte_eth_dev *dev);
598 int mlx5_dev_infos_get(struct rte_eth_dev *dev, struct rte_eth_dev_info *info);
599 int mlx5_read_clock(struct rte_eth_dev *dev, uint64_t *clock);
600 int mlx5_fw_version_get(struct rte_eth_dev *dev, char *fw_ver, size_t fw_size);
601 const uint32_t *mlx5_dev_supported_ptypes_get(struct rte_eth_dev *dev);
602 int mlx5_link_update(struct rte_eth_dev *dev, int wait_to_complete);
603 int mlx5_force_link_status_change(struct rte_eth_dev *dev, int status);
604 int mlx5_dev_set_mtu(struct rte_eth_dev *dev, uint16_t mtu);
605 int mlx5_dev_get_flow_ctrl(struct rte_eth_dev *dev,
606                            struct rte_eth_fc_conf *fc_conf);
607 int mlx5_dev_set_flow_ctrl(struct rte_eth_dev *dev,
608                            struct rte_eth_fc_conf *fc_conf);
609 void mlx5_dev_link_status_handler(void *arg);
610 void mlx5_dev_interrupt_handler(void *arg);
611 void mlx5_dev_interrupt_handler_devx(void *arg);
612 void mlx5_dev_interrupt_handler_uninstall(struct rte_eth_dev *dev);
613 void mlx5_dev_interrupt_handler_install(struct rte_eth_dev *dev);
614 void mlx5_dev_interrupt_handler_devx_uninstall(struct rte_eth_dev *dev);
615 void mlx5_dev_interrupt_handler_devx_install(struct rte_eth_dev *dev);
616 int mlx5_set_link_down(struct rte_eth_dev *dev);
617 int mlx5_set_link_up(struct rte_eth_dev *dev);
618 int mlx5_is_removed(struct rte_eth_dev *dev);
619 eth_tx_burst_t mlx5_select_tx_function(struct rte_eth_dev *dev);
620 eth_rx_burst_t mlx5_select_rx_function(struct rte_eth_dev *dev);
621 struct mlx5_priv *mlx5_port_to_eswitch_info(uint16_t port, bool valid);
622 struct mlx5_priv *mlx5_dev_to_eswitch_info(struct rte_eth_dev *dev);
623 int mlx5_sysfs_switch_info(unsigned int ifindex,
624                            struct mlx5_switch_info *info);
625 void mlx5_sysfs_check_switch_info(bool device_dir,
626                                   struct mlx5_switch_info *switch_info);
627 void mlx5_translate_port_name(const char *port_name_in,
628                               struct mlx5_switch_info *port_info_out);
629 void mlx5_intr_callback_unregister(const struct rte_intr_handle *handle,
630                                    rte_intr_callback_fn cb_fn, void *cb_arg);
631 int mlx5_get_module_info(struct rte_eth_dev *dev,
632                          struct rte_eth_dev_module_info *modinfo);
633 int mlx5_get_module_eeprom(struct rte_eth_dev *dev,
634                            struct rte_dev_eeprom_info *info);
635 int mlx5_hairpin_cap_get(struct rte_eth_dev *dev,
636                          struct rte_eth_hairpin_cap *cap);
637 int mlx5_dev_configure_rss_reta(struct rte_eth_dev *dev);
638
639 /* mlx5_mac.c */
640
641 int mlx5_get_mac(struct rte_eth_dev *dev, uint8_t (*mac)[RTE_ETHER_ADDR_LEN]);
642 void mlx5_mac_addr_remove(struct rte_eth_dev *dev, uint32_t index);
643 int mlx5_mac_addr_add(struct rte_eth_dev *dev, struct rte_ether_addr *mac,
644                       uint32_t index, uint32_t vmdq);
645 struct mlx5_nl_vlan_vmwa_context *mlx5_vlan_vmwa_init
646                                     (struct rte_eth_dev *dev, uint32_t ifindex);
647 int mlx5_mac_addr_set(struct rte_eth_dev *dev, struct rte_ether_addr *mac_addr);
648 int mlx5_set_mc_addr_list(struct rte_eth_dev *dev,
649                         struct rte_ether_addr *mc_addr_set,
650                         uint32_t nb_mc_addr);
651
652 /* mlx5_rss.c */
653
654 int mlx5_rss_hash_update(struct rte_eth_dev *dev,
655                          struct rte_eth_rss_conf *rss_conf);
656 int mlx5_rss_hash_conf_get(struct rte_eth_dev *dev,
657                            struct rte_eth_rss_conf *rss_conf);
658 int mlx5_rss_reta_index_resize(struct rte_eth_dev *dev, unsigned int reta_size);
659 int mlx5_dev_rss_reta_query(struct rte_eth_dev *dev,
660                             struct rte_eth_rss_reta_entry64 *reta_conf,
661                             uint16_t reta_size);
662 int mlx5_dev_rss_reta_update(struct rte_eth_dev *dev,
663                              struct rte_eth_rss_reta_entry64 *reta_conf,
664                              uint16_t reta_size);
665
666 /* mlx5_rxmode.c */
667
668 int mlx5_promiscuous_enable(struct rte_eth_dev *dev);
669 int mlx5_promiscuous_disable(struct rte_eth_dev *dev);
670 int mlx5_allmulticast_enable(struct rte_eth_dev *dev);
671 int mlx5_allmulticast_disable(struct rte_eth_dev *dev);
672
673 /* mlx5_stats.c */
674
675 void mlx5_stats_init(struct rte_eth_dev *dev);
676 int mlx5_stats_get(struct rte_eth_dev *dev, struct rte_eth_stats *stats);
677 int mlx5_stats_reset(struct rte_eth_dev *dev);
678 int mlx5_xstats_get(struct rte_eth_dev *dev, struct rte_eth_xstat *stats,
679                     unsigned int n);
680 int mlx5_xstats_reset(struct rte_eth_dev *dev);
681 int mlx5_xstats_get_names(struct rte_eth_dev *dev __rte_unused,
682                           struct rte_eth_xstat_name *xstats_names,
683                           unsigned int n);
684
685 /* mlx5_vlan.c */
686
687 int mlx5_vlan_filter_set(struct rte_eth_dev *dev, uint16_t vlan_id, int on);
688 void mlx5_vlan_strip_queue_set(struct rte_eth_dev *dev, uint16_t queue, int on);
689 int mlx5_vlan_offload_set(struct rte_eth_dev *dev, int mask);
690 void mlx5_vlan_vmwa_exit(struct mlx5_nl_vlan_vmwa_context *ctx);
691 void mlx5_vlan_vmwa_release(struct rte_eth_dev *dev,
692                             struct mlx5_vf_vlan *vf_vlan);
693 void mlx5_vlan_vmwa_acquire(struct rte_eth_dev *dev,
694                             struct mlx5_vf_vlan *vf_vlan);
695
696 /* mlx5_trigger.c */
697
698 int mlx5_dev_start(struct rte_eth_dev *dev);
699 void mlx5_dev_stop(struct rte_eth_dev *dev);
700 int mlx5_traffic_enable(struct rte_eth_dev *dev);
701 void mlx5_traffic_disable(struct rte_eth_dev *dev);
702 int mlx5_traffic_restart(struct rte_eth_dev *dev);
703
704 /* mlx5_flow.c */
705
706 int mlx5_flow_discover_mreg_c(struct rte_eth_dev *eth_dev);
707 bool mlx5_flow_ext_mreg_supported(struct rte_eth_dev *dev);
708 int mlx5_flow_discover_priorities(struct rte_eth_dev *dev);
709 void mlx5_flow_print(struct rte_flow *flow);
710 int mlx5_flow_validate(struct rte_eth_dev *dev,
711                        const struct rte_flow_attr *attr,
712                        const struct rte_flow_item items[],
713                        const struct rte_flow_action actions[],
714                        struct rte_flow_error *error);
715 struct rte_flow *mlx5_flow_create(struct rte_eth_dev *dev,
716                                   const struct rte_flow_attr *attr,
717                                   const struct rte_flow_item items[],
718                                   const struct rte_flow_action actions[],
719                                   struct rte_flow_error *error);
720 int mlx5_flow_destroy(struct rte_eth_dev *dev, struct rte_flow *flow,
721                       struct rte_flow_error *error);
722 void mlx5_flow_list_flush(struct rte_eth_dev *dev, struct mlx5_flows *list,
723                           bool active);
724 int mlx5_flow_flush(struct rte_eth_dev *dev, struct rte_flow_error *error);
725 int mlx5_flow_query(struct rte_eth_dev *dev, struct rte_flow *flow,
726                     const struct rte_flow_action *action, void *data,
727                     struct rte_flow_error *error);
728 int mlx5_flow_isolate(struct rte_eth_dev *dev, int enable,
729                       struct rte_flow_error *error);
730 int mlx5_dev_filter_ctrl(struct rte_eth_dev *dev,
731                          enum rte_filter_type filter_type,
732                          enum rte_filter_op filter_op,
733                          void *arg);
734 int mlx5_flow_start(struct rte_eth_dev *dev, struct mlx5_flows *list);
735 void mlx5_flow_stop(struct rte_eth_dev *dev, struct mlx5_flows *list);
736 int mlx5_flow_start_default(struct rte_eth_dev *dev);
737 void mlx5_flow_stop_default(struct rte_eth_dev *dev);
738 void mlx5_flow_alloc_intermediate(struct rte_eth_dev *dev);
739 void mlx5_flow_free_intermediate(struct rte_eth_dev *dev);
740 int mlx5_flow_verify(struct rte_eth_dev *dev);
741 int mlx5_ctrl_flow_source_queue(struct rte_eth_dev *dev, uint32_t queue);
742 int mlx5_ctrl_flow_vlan(struct rte_eth_dev *dev,
743                         struct rte_flow_item_eth *eth_spec,
744                         struct rte_flow_item_eth *eth_mask,
745                         struct rte_flow_item_vlan *vlan_spec,
746                         struct rte_flow_item_vlan *vlan_mask);
747 int mlx5_ctrl_flow(struct rte_eth_dev *dev,
748                    struct rte_flow_item_eth *eth_spec,
749                    struct rte_flow_item_eth *eth_mask);
750 struct rte_flow *mlx5_flow_create_esw_table_zero_flow(struct rte_eth_dev *dev);
751 int mlx5_flow_create_drop_queue(struct rte_eth_dev *dev);
752 void mlx5_flow_delete_drop_queue(struct rte_eth_dev *dev);
753 void mlx5_flow_async_pool_query_handle(struct mlx5_ibv_shared *sh,
754                                        uint64_t async_id, int status);
755 void mlx5_set_query_alarm(struct mlx5_ibv_shared *sh);
756 void mlx5_flow_query_alarm(void *arg);
757 struct mlx5_flow_counter *mlx5_counter_alloc(struct rte_eth_dev *dev);
758 void mlx5_counter_free(struct rte_eth_dev *dev, struct mlx5_flow_counter *cnt);
759 int mlx5_counter_query(struct rte_eth_dev *dev, struct mlx5_flow_counter *cnt,
760                        bool clear, uint64_t *pkts, uint64_t *bytes);
761 int mlx5_flow_dev_dump(struct rte_eth_dev *dev, FILE *file,
762                        struct rte_flow_error *error);
763
764 /* mlx5_mp.c */
765 void mlx5_mp_req_start_rxtx(struct rte_eth_dev *dev);
766 void mlx5_mp_req_stop_rxtx(struct rte_eth_dev *dev);
767 int mlx5_mp_req_mr_create(struct rte_eth_dev *dev, uintptr_t addr);
768 int mlx5_mp_req_verbs_cmd_fd(struct rte_eth_dev *dev);
769 int mlx5_mp_req_queue_state_modify(struct rte_eth_dev *dev,
770                                    struct mlx5_mp_arg_queue_state_modify *sm);
771 int mlx5_mp_init_primary(void);
772 void mlx5_mp_uninit_primary(void);
773 int mlx5_mp_init_secondary(void);
774 void mlx5_mp_uninit_secondary(void);
775
776 /* mlx5_socket.c */
777
778 int mlx5_pmd_socket_init(void);
779
780 /* mlx5_flow_meter.c */
781
782 int mlx5_flow_meter_ops_get(struct rte_eth_dev *dev, void *arg);
783 struct mlx5_flow_meter *mlx5_flow_meter_find(struct mlx5_priv *priv,
784                                              uint32_t meter_id);
785 struct mlx5_flow_meter *mlx5_flow_meter_attach
786                                         (struct mlx5_priv *priv,
787                                          uint32_t meter_id,
788                                          const struct rte_flow_attr *attr,
789                                          struct rte_flow_error *error);
790 void mlx5_flow_meter_detach(struct mlx5_flow_meter *fm);
791
792 #endif /* RTE_PMD_MLX5_H_ */