net/mlx5: optimize shared counter memory
[dpdk.git] / drivers / net / mlx5 / mlx5.h
1 /* SPDX-License-Identifier: BSD-3-Clause
2  * Copyright 2015 6WIND S.A.
3  * Copyright 2015 Mellanox Technologies, Ltd
4  */
5
6 #ifndef RTE_PMD_MLX5_H_
7 #define RTE_PMD_MLX5_H_
8
9 #include <stddef.h>
10 #include <stdbool.h>
11 #include <stdint.h>
12 #include <limits.h>
13 #include <netinet/in.h>
14 #include <sys/queue.h>
15
16 #include <rte_pci.h>
17 #include <rte_ether.h>
18 #include <rte_ethdev_driver.h>
19 #include <rte_rwlock.h>
20 #include <rte_interrupts.h>
21 #include <rte_errno.h>
22 #include <rte_flow.h>
23
24 #include <mlx5_glue.h>
25 #include <mlx5_devx_cmds.h>
26 #include <mlx5_prm.h>
27 #include <mlx5_common_mp.h>
28 #include <mlx5_common_mr.h>
29
30 #include "mlx5_defs.h"
31 #include "mlx5_utils.h"
32 #include "mlx5_os.h"
33 #include "mlx5_autoconf.h"
34
35 enum mlx5_ipool_index {
36 #ifdef HAVE_IBV_FLOW_DV_SUPPORT
37         MLX5_IPOOL_DECAP_ENCAP = 0, /* Pool for encap/decap resource. */
38         MLX5_IPOOL_PUSH_VLAN, /* Pool for push vlan resource. */
39         MLX5_IPOOL_TAG, /* Pool for tag resource. */
40         MLX5_IPOOL_PORT_ID, /* Pool for port id resource. */
41         MLX5_IPOOL_JUMP, /* Pool for jump resource. */
42         MLX5_IPOOL_SAMPLE, /* Pool for sample resource. */
43         MLX5_IPOOL_DEST_ARRAY, /* Pool for destination array resource. */
44 #endif
45         MLX5_IPOOL_MTR, /* Pool for meter resource. */
46         MLX5_IPOOL_MCP, /* Pool for metadata resource. */
47         MLX5_IPOOL_HRXQ, /* Pool for hrxq resource. */
48         MLX5_IPOOL_MLX5_FLOW, /* Pool for mlx5 flow handle. */
49         MLX5_IPOOL_RTE_FLOW, /* Pool for rte_flow. */
50         MLX5_IPOOL_MAX,
51 };
52
53 /*
54  * There are three reclaim memory mode supported.
55  * 0(none) means no memory reclaim.
56  * 1(light) means only PMD level reclaim.
57  * 2(aggressive) means both PMD and rdma-core level reclaim.
58  */
59 enum mlx5_reclaim_mem_mode {
60         MLX5_RCM_NONE, /* Don't reclaim memory. */
61         MLX5_RCM_LIGHT, /* Reclaim PMD level. */
62         MLX5_RCM_AGGR, /* Reclaim PMD and rdma-core level. */
63 };
64
65 /* Device attributes used in mlx5 PMD */
66 struct mlx5_dev_attr {
67         uint64_t        device_cap_flags_ex;
68         int             max_qp_wr;
69         int             max_sge;
70         int             max_cq;
71         int             max_qp;
72         uint32_t        raw_packet_caps;
73         uint32_t        max_rwq_indirection_table_size;
74         uint32_t        max_tso;
75         uint32_t        tso_supported_qpts;
76         uint64_t        flags;
77         uint64_t        comp_mask;
78         uint32_t        sw_parsing_offloads;
79         uint32_t        min_single_stride_log_num_of_bytes;
80         uint32_t        max_single_stride_log_num_of_bytes;
81         uint32_t        min_single_wqe_log_num_of_strides;
82         uint32_t        max_single_wqe_log_num_of_strides;
83         uint32_t        stride_supported_qpts;
84         uint32_t        tunnel_offloads_caps;
85         char            fw_ver[64];
86 };
87
88 /** Data associated with devices to spawn. */
89 struct mlx5_dev_spawn_data {
90         uint32_t ifindex; /**< Network interface index. */
91         uint32_t max_port; /**< Device maximal port index. */
92         uint32_t phys_port; /**< Device physical port index. */
93         int pf_bond; /**< bonding device PF index. < 0 - no bonding */
94         struct mlx5_switch_info info; /**< Switch information. */
95         void *phys_dev; /**< Associated physical device. */
96         struct rte_eth_dev *eth_dev; /**< Associated Ethernet device. */
97         struct rte_pci_device *pci_dev; /**< Backend PCI device. */
98 };
99
100 /** Key string for IPC. */
101 #define MLX5_MP_NAME "net_mlx5_mp"
102
103
104 LIST_HEAD(mlx5_dev_list, mlx5_dev_ctx_shared);
105
106 /* Shared data between primary and secondary processes. */
107 struct mlx5_shared_data {
108         rte_spinlock_t lock;
109         /* Global spinlock for primary and secondary processes. */
110         int init_done; /* Whether primary has done initialization. */
111         unsigned int secondary_cnt; /* Number of secondary processes init'd. */
112         struct mlx5_dev_list mem_event_cb_list;
113         rte_rwlock_t mem_event_rwlock;
114 };
115
116 /* Per-process data structure, not visible to other processes. */
117 struct mlx5_local_data {
118         int init_done; /* Whether a secondary has done initialization. */
119 };
120
121 extern struct mlx5_shared_data *mlx5_shared_data;
122
123 /* Dev ops structs */
124 extern const struct eth_dev_ops mlx5_os_dev_ops;
125 extern const struct eth_dev_ops mlx5_os_dev_sec_ops;
126 extern const struct eth_dev_ops mlx5_os_dev_ops_isolate;
127
128 struct mlx5_counter_ctrl {
129         /* Name of the counter. */
130         char dpdk_name[RTE_ETH_XSTATS_NAME_SIZE];
131         /* Name of the counter on the device table. */
132         char ctr_name[RTE_ETH_XSTATS_NAME_SIZE];
133         uint32_t dev:1; /**< Nonzero for dev counters. */
134 };
135
136 struct mlx5_xstats_ctrl {
137         /* Number of device stats. */
138         uint16_t stats_n;
139         /* Number of device stats identified by PMD. */
140         uint16_t  mlx5_stats_n;
141         /* Index in the device counters table. */
142         uint16_t dev_table_idx[MLX5_MAX_XSTATS];
143         uint64_t base[MLX5_MAX_XSTATS];
144         uint64_t xstats[MLX5_MAX_XSTATS];
145         uint64_t hw_stats[MLX5_MAX_XSTATS];
146         struct mlx5_counter_ctrl info[MLX5_MAX_XSTATS];
147 };
148
149 struct mlx5_stats_ctrl {
150         /* Base for imissed counter. */
151         uint64_t imissed_base;
152         uint64_t imissed;
153 };
154
155 /* Default PMD specific parameter value. */
156 #define MLX5_ARG_UNSET (-1)
157
158 #define MLX5_LRO_SUPPORTED(dev) \
159         (((struct mlx5_priv *)((dev)->data->dev_private))->config.lro.supported)
160
161 /* Maximal size of coalesced segment for LRO is set in chunks of 256 Bytes. */
162 #define MLX5_LRO_SEG_CHUNK_SIZE 256u
163
164 /* Maximal size of aggregated LRO packet. */
165 #define MLX5_MAX_LRO_SIZE (UINT8_MAX * MLX5_LRO_SEG_CHUNK_SIZE)
166
167 /* LRO configurations structure. */
168 struct mlx5_lro_config {
169         uint32_t supported:1; /* Whether LRO is supported. */
170         uint32_t timeout; /* User configuration. */
171 };
172
173 /*
174  * Device configuration structure.
175  *
176  * Merged configuration from:
177  *
178  *  - Device capabilities,
179  *  - User device parameters disabled features.
180  */
181 struct mlx5_dev_config {
182         unsigned int hw_csum:1; /* Checksum offload is supported. */
183         unsigned int hw_vlan_strip:1; /* VLAN stripping is supported. */
184         unsigned int hw_vlan_insert:1; /* VLAN insertion in WQE is supported. */
185         unsigned int hw_fcs_strip:1; /* FCS stripping is supported. */
186         unsigned int hw_padding:1; /* End alignment padding is supported. */
187         unsigned int vf:1; /* This is a VF. */
188         unsigned int tunnel_en:1;
189         /* Whether tunnel stateless offloads are supported. */
190         unsigned int mpls_en:1; /* MPLS over GRE/UDP is enabled. */
191         unsigned int cqe_comp:1; /* CQE compression is enabled. */
192         unsigned int cqe_pad:1; /* CQE padding is enabled. */
193         unsigned int tso:1; /* Whether TSO is supported. */
194         unsigned int rx_vec_en:1; /* Rx vector is enabled. */
195         unsigned int mr_ext_memseg_en:1;
196         /* Whether memseg should be extended for MR creation. */
197         unsigned int l3_vxlan_en:1; /* Enable L3 VXLAN flow creation. */
198         unsigned int vf_nl_en:1; /* Enable Netlink requests in VF mode. */
199         unsigned int dv_esw_en:1; /* Enable E-Switch DV flow. */
200         unsigned int dv_flow_en:1; /* Enable DV flow. */
201         unsigned int dv_xmeta_en:2; /* Enable extensive flow metadata. */
202         unsigned int lacp_by_user:1;
203         /* Enable user to manage LACP traffic. */
204         unsigned int swp:1; /* Tx generic tunnel checksum and TSO offload. */
205         unsigned int devx:1; /* Whether devx interface is available or not. */
206         unsigned int dest_tir:1; /* Whether advanced DR API is available. */
207         unsigned int reclaim_mode:2; /* Memory reclaim mode. */
208         unsigned int rt_timestamp:1; /* realtime timestamp format. */
209         unsigned int sys_mem_en:1; /* The default memory allocator. */
210         unsigned int decap_en:1; /* Whether decap will be used or not. */
211         struct {
212                 unsigned int enabled:1; /* Whether MPRQ is enabled. */
213                 unsigned int stride_num_n; /* Number of strides. */
214                 unsigned int stride_size_n; /* Size of a stride. */
215                 unsigned int min_stride_size_n; /* Min size of a stride. */
216                 unsigned int max_stride_size_n; /* Max size of a stride. */
217                 unsigned int max_memcpy_len;
218                 /* Maximum packet size to memcpy Rx packets. */
219                 unsigned int min_rxqs_num;
220                 /* Rx queue count threshold to enable MPRQ. */
221         } mprq; /* Configurations for Multi-Packet RQ. */
222         int mps; /* Multi-packet send supported mode. */
223         int dbnc; /* Skip doorbell register write barrier. */
224         unsigned int flow_prio; /* Number of flow priorities. */
225         enum modify_reg flow_mreg_c[MLX5_MREG_C_NUM];
226         /* Availibility of mreg_c's. */
227         unsigned int tso_max_payload_sz; /* Maximum TCP payload for TSO. */
228         unsigned int ind_table_max_size; /* Maximum indirection table size. */
229         unsigned int max_dump_files_num; /* Maximum dump files per queue. */
230         unsigned int log_hp_size; /* Single hairpin queue data size in total. */
231         int txqs_inline; /* Queue number threshold for inlining. */
232         int txq_inline_min; /* Minimal amount of data bytes to inline. */
233         int txq_inline_max; /* Max packet size for inlining with SEND. */
234         int txq_inline_mpw; /* Max packet size for inlining with eMPW. */
235         int tx_pp; /* Timestamp scheduling granularity in nanoseconds. */
236         int tx_skew; /* Tx scheduling skew between WQE and data on wire. */
237         struct mlx5_hca_attr hca_attr; /* HCA attributes. */
238         struct mlx5_lro_config lro; /* LRO configuration. */
239 };
240
241
242 /**
243  * Type of object being allocated.
244  */
245 enum mlx5_verbs_alloc_type {
246         MLX5_VERBS_ALLOC_TYPE_NONE,
247         MLX5_VERBS_ALLOC_TYPE_TX_QUEUE,
248         MLX5_VERBS_ALLOC_TYPE_RX_QUEUE,
249 };
250
251 /* Structure for VF VLAN workaround. */
252 struct mlx5_vf_vlan {
253         uint32_t tag:12;
254         uint32_t created:1;
255 };
256
257 /**
258  * Verbs allocator needs a context to know in the callback which kind of
259  * resources it is allocating.
260  */
261 struct mlx5_verbs_alloc_ctx {
262         enum mlx5_verbs_alloc_type type; /* Kind of object being allocated. */
263         const void *obj; /* Pointer to the DPDK object. */
264 };
265
266 /* Flow drop context necessary due to Verbs API. */
267 struct mlx5_drop {
268         struct mlx5_hrxq *hrxq; /* Hash Rx queue queue. */
269         struct mlx5_rxq_obj *rxq; /* Rx queue object. */
270 };
271
272 #define MLX5_COUNTERS_PER_POOL 512
273 #define MLX5_MAX_PENDING_QUERIES 4
274 #define MLX5_CNT_CONTAINER_RESIZE 64
275 #define MLX5_CNT_SHARED_OFFSET 0x80000000
276 #define IS_SHARED_CNT(cnt) (!!((cnt) & MLX5_CNT_SHARED_OFFSET))
277 #define IS_BATCH_CNT(cnt) (((cnt) & (MLX5_CNT_SHARED_OFFSET - 1)) >= \
278                            MLX5_CNT_BATCH_OFFSET)
279 #define CNT_SIZE (sizeof(struct mlx5_flow_counter))
280 #define CNTEXT_SIZE (sizeof(struct mlx5_flow_counter_ext))
281 #define AGE_SIZE (sizeof(struct mlx5_age_param))
282 #define CNT_POOL_TYPE_EXT       (1 << 0)
283 #define CNT_POOL_TYPE_AGE       (1 << 1)
284 #define IS_EXT_POOL(pool) (((pool)->type) & CNT_POOL_TYPE_EXT)
285 #define IS_AGE_POOL(pool) (((pool)->type) & CNT_POOL_TYPE_AGE)
286 #define MLX5_CNT_LEN(pool) \
287         (CNT_SIZE + \
288         (IS_AGE_POOL(pool) ? AGE_SIZE : 0) + \
289         (IS_EXT_POOL(pool) ? CNTEXT_SIZE : 0))
290 #define MLX5_POOL_GET_CNT(pool, index) \
291         ((struct mlx5_flow_counter *) \
292         ((uint8_t *)((pool) + 1) + (index) * (MLX5_CNT_LEN(pool))))
293 #define MLX5_CNT_ARRAY_IDX(pool, cnt) \
294         ((int)(((uint8_t *)(cnt) - (uint8_t *)((pool) + 1)) / \
295         MLX5_CNT_LEN(pool)))
296 /*
297  * The pool index and offset of counter in the pool array makes up the
298  * counter index. In case the counter is from pool 0 and offset 0, it
299  * should plus 1 to avoid index 0, since 0 means invalid counter index
300  * currently.
301  */
302 #define MLX5_MAKE_CNT_IDX(pi, offset) \
303         ((pi) * MLX5_COUNTERS_PER_POOL + (offset) + 1)
304 #define MLX5_CNT_TO_CNT_EXT(pool, cnt) \
305         ((struct mlx5_flow_counter_ext *)\
306         ((uint8_t *)((cnt) + 1) + \
307         (IS_AGE_POOL(pool) ? AGE_SIZE : 0)))
308 #define MLX5_GET_POOL_CNT_EXT(pool, offset) \
309         MLX5_CNT_TO_CNT_EXT(pool, MLX5_POOL_GET_CNT((pool), (offset)))
310 #define MLX5_CNT_TO_AGE(cnt) \
311         ((struct mlx5_age_param *)((cnt) + 1))
312 /*
313  * The maximum single counter is 0x800000 as MLX5_CNT_BATCH_OFFSET
314  * defines. The pool size is 512, pool index should never reach
315  * INT16_MAX.
316  */
317 #define POOL_IDX_INVALID UINT16_MAX
318
319 /* Age status. */
320 enum {
321         AGE_FREE, /* Initialized state. */
322         AGE_CANDIDATE, /* Counter assigned to flows. */
323         AGE_TMOUT, /* Timeout, wait for rte_flow_get_aged_flows and destroy. */
324 };
325
326 #define MLX5_CNT_CONTAINER(sh, batch) (&(sh)->cmng.ccont[batch])
327
328 enum {
329         MLX5_CCONT_TYPE_SINGLE,
330         MLX5_CCONT_TYPE_BATCH,
331         MLX5_CCONT_TYPE_MAX,
332 };
333
334 enum mlx5_counter_type {
335         MLX5_COUNTER_TYPE_ORIGIN,
336         MLX5_COUNTER_TYPE_AGE,
337         MLX5_COUNTER_TYPE_MAX,
338 };
339
340 /* Counter age parameter. */
341 struct mlx5_age_param {
342         uint16_t state; /**< Age state (atomically accessed). */
343         uint16_t port_id; /**< Port id of the counter. */
344         uint32_t timeout:24; /**< Aging timeout in seconds. */
345         uint32_t sec_since_last_hit;
346         /**< Time in seconds since last hit (atomically accessed). */
347         void *context; /**< Flow counter age context. */
348 };
349
350 struct flow_counter_stats {
351         uint64_t hits;
352         uint64_t bytes;
353 };
354
355 /* Shared counters information for counters. */
356 struct mlx5_flow_counter_shared {
357         uint32_t ref_cnt; /**< Reference counter. */
358         uint32_t id; /**< User counter ID. */
359 };
360
361 struct mlx5_flow_counter_pool;
362 /* Generic counters information. */
363 struct mlx5_flow_counter {
364         union {
365                 /*
366                  * User-defined counter shared info is only used during
367                  * counter active time. And aging counter sharing is not
368                  * supported, so active shared counter will not be chained
369                  * to the aging list. For shared counter, only when it is
370                  * released, the TAILQ entry memory will be used, at that
371                  * time, shared memory is not used anymore.
372                  */
373                 TAILQ_ENTRY(mlx5_flow_counter) next;
374                 /**< Pointer to the next flow counter structure. */
375                 struct mlx5_flow_counter_shared shared_info;
376                 /**< Shared counter information. */
377         };
378         union {
379                 uint64_t hits; /**< Reset value of hits packets. */
380                 struct mlx5_flow_counter_pool *pool; /**< Counter pool. */
381         };
382         uint64_t bytes; /**< Reset value of bytes. */
383         void *action; /**< Pointer to the dv action. */
384 };
385
386 /* Extend counters information for none batch fallback counters. */
387 struct mlx5_flow_counter_ext {
388         uint32_t skipped:1; /* This counter is skipped or not. */
389         union {
390 #if defined(HAVE_IBV_DEVICE_COUNTERS_SET_V42)
391                 struct ibv_counter_set *cs;
392 #elif defined(HAVE_IBV_DEVICE_COUNTERS_SET_V45)
393                 struct ibv_counters *cs;
394 #endif
395                 struct mlx5_devx_obj *dcs; /**< Counter Devx object. */
396         };
397 };
398
399 TAILQ_HEAD(mlx5_counters, mlx5_flow_counter);
400
401 /* Generic counter pool structure - query is in pool resolution. */
402 struct mlx5_flow_counter_pool {
403         TAILQ_ENTRY(mlx5_flow_counter_pool) next;
404         struct mlx5_counters counters[2]; /* Free counter list. */
405         union {
406                 struct mlx5_devx_obj *min_dcs;
407                 rte_atomic64_t a64_dcs;
408         };
409         /* The devx object of the minimum counter ID. */
410         uint64_t time_of_last_age_check;
411         /* System time (from rte_rdtsc()) read in the last aging check. */
412         uint32_t index:28; /* Pool index in container. */
413         uint32_t type:2; /* Memory type behind the counter array. */
414         uint32_t skip_cnt:1; /* Pool contains skipped counter. */
415         volatile uint32_t query_gen:1; /* Query round. */
416         rte_spinlock_t sl; /* The pool lock. */
417         struct mlx5_counter_stats_raw *raw;
418         struct mlx5_counter_stats_raw *raw_hw; /* The raw on HW working. */
419 };
420
421 /* Memory management structure for group of counter statistics raws. */
422 struct mlx5_counter_stats_mem_mng {
423         LIST_ENTRY(mlx5_counter_stats_mem_mng) next;
424         struct mlx5_counter_stats_raw *raws;
425         struct mlx5_devx_obj *dm;
426         void *umem;
427 };
428
429 /* Raw memory structure for the counter statistics values of a pool. */
430 struct mlx5_counter_stats_raw {
431         LIST_ENTRY(mlx5_counter_stats_raw) next;
432         int min_dcs_id;
433         struct mlx5_counter_stats_mem_mng *mem_mng;
434         volatile struct flow_counter_stats *data;
435 };
436
437 TAILQ_HEAD(mlx5_counter_pools, mlx5_flow_counter_pool);
438
439 /* Container structure for counter pools. */
440 struct mlx5_pools_container {
441         rte_atomic16_t n_valid; /* Number of valid pools. */
442         uint16_t n; /* Number of pools. */
443         uint16_t last_pool_idx; /* Last used pool index */
444         int min_id; /* The minimum counter ID in the pools. */
445         int max_id; /* The maximum counter ID in the pools. */
446         rte_spinlock_t resize_sl; /* The resize lock. */
447         rte_spinlock_t csl; /* The counter free list lock. */
448         struct mlx5_counters counters[MLX5_COUNTER_TYPE_MAX];
449         /* Free counter list. */
450         struct mlx5_counter_pools pool_list; /* Counter pool list. */
451         struct mlx5_flow_counter_pool **pools; /* Counter pool array. */
452         struct mlx5_counter_stats_mem_mng *mem_mng;
453         /* Hold the memory management for the next allocated pools raws. */
454 };
455
456 /* Counter global management structure. */
457 struct mlx5_flow_counter_mng {
458         struct mlx5_pools_container ccont[MLX5_CCONT_TYPE_MAX];
459         struct mlx5_counters flow_counters; /* Legacy flow counter list. */
460         uint8_t pending_queries;
461         uint8_t batch;
462         uint16_t pool_index;
463         uint8_t query_thread_on;
464         LIST_HEAD(mem_mngs, mlx5_counter_stats_mem_mng) mem_mngs;
465         LIST_HEAD(stat_raws, mlx5_counter_stats_raw) free_stat_raws;
466 };
467
468 /* Default miss action resource structure. */
469 struct mlx5_flow_default_miss_resource {
470         void *action; /* Pointer to the rdma-core action. */
471         rte_atomic32_t refcnt; /* Default miss action reference counter. */
472 };
473
474 #define MLX5_AGE_EVENT_NEW              1
475 #define MLX5_AGE_TRIGGER                2
476 #define MLX5_AGE_SET(age_info, BIT) \
477         ((age_info)->flags |= (1 << (BIT)))
478 #define MLX5_AGE_GET(age_info, BIT) \
479         ((age_info)->flags & (1 << (BIT)))
480 #define GET_PORT_AGE_INFO(priv) \
481         (&((priv)->sh->port[(priv)->dev_port - 1].age_info))
482 /* Current time in seconds. */
483 #define MLX5_CURR_TIME_SEC      (rte_rdtsc() / rte_get_tsc_hz())
484
485 /* Aging information for per port. */
486 struct mlx5_age_info {
487         uint8_t flags; /* Indicate if is new event or need to be triggered. */
488         struct mlx5_counters aged_counters; /* Aged flow counter list. */
489         rte_spinlock_t aged_sl; /* Aged flow counter list lock. */
490 };
491
492 /* Per port data of shared IB device. */
493 struct mlx5_dev_shared_port {
494         uint32_t ih_port_id;
495         uint32_t devx_ih_port_id;
496         /*
497          * Interrupt handler port_id. Used by shared interrupt
498          * handler to find the corresponding rte_eth device
499          * by IB port index. If value is equal or greater
500          * RTE_MAX_ETHPORTS it means there is no subhandler
501          * installed for specified IB port index.
502          */
503         struct mlx5_age_info age_info;
504         /* Aging information for per port. */
505 };
506
507 /* Table key of the hash organization. */
508 union mlx5_flow_tbl_key {
509         struct {
510                 /* Table ID should be at the lowest address. */
511                 uint32_t table_id;      /**< ID of the table. */
512                 uint16_t reserved;      /**< must be zero for comparison. */
513                 uint8_t domain;         /**< 1 - FDB, 0 - NIC TX/RX. */
514                 uint8_t direction;      /**< 1 - egress, 0 - ingress. */
515         };
516         uint64_t v64;                   /**< full 64bits value of key */
517 };
518
519 /* Table structure. */
520 struct mlx5_flow_tbl_resource {
521         void *obj; /**< Pointer to DR table object. */
522         rte_atomic32_t refcnt; /**< Reference counter. */
523 };
524
525 #define MLX5_MAX_TABLES UINT16_MAX
526 #define MLX5_HAIRPIN_TX_TABLE (UINT16_MAX - 1)
527 /* Reserve the last two tables for metadata register copy. */
528 #define MLX5_FLOW_MREG_ACT_TABLE_GROUP (MLX5_MAX_TABLES - 1)
529 #define MLX5_FLOW_MREG_CP_TABLE_GROUP (MLX5_MAX_TABLES - 2)
530 /* Tables for metering splits should be added here. */
531 #define MLX5_MAX_TABLES_EXTERNAL (MLX5_MAX_TABLES - 3)
532 #define MLX5_FLOW_TABLE_LEVEL_METER (MLX5_MAX_TABLES - 4)
533 #define MLX5_FLOW_TABLE_LEVEL_SUFFIX (MLX5_MAX_TABLES - 3)
534 #define MLX5_MAX_TABLES_FDB UINT16_MAX
535 #define MLX5_FLOW_TABLE_FACTOR 10
536
537 /* ID generation structure. */
538 struct mlx5_flow_id_pool {
539         uint32_t *free_arr; /**< Pointer to the a array of free values. */
540         uint32_t base_index;
541         /**< The next index that can be used without any free elements. */
542         uint32_t *curr; /**< Pointer to the index to pop. */
543         uint32_t *last; /**< Pointer to the last element in the empty arrray. */
544         uint32_t max_id; /**< Maximum id can be allocated from the pool. */
545 };
546
547 /* Tx pacing queue structure - for Clock and Rearm queues. */
548 struct mlx5_txpp_wq {
549         /* Completion Queue related data.*/
550         struct mlx5_devx_obj *cq;
551         void *cq_umem;
552         union {
553                 volatile void *cq_buf;
554                 volatile struct mlx5_cqe *cqes;
555         };
556         volatile uint32_t *cq_dbrec;
557         uint32_t cq_ci:24;
558         uint32_t arm_sn:2;
559         /* Send Queue related data.*/
560         struct mlx5_devx_obj *sq;
561         void *sq_umem;
562         union {
563                 volatile void *sq_buf;
564                 volatile struct mlx5_wqe *wqes;
565         };
566         uint16_t sq_size; /* Number of WQEs in the queue. */
567         uint16_t sq_ci; /* Next WQE to execute. */
568         volatile uint32_t *sq_dbrec;
569 };
570
571 /* Tx packet pacing internal timestamp. */
572 struct mlx5_txpp_ts {
573         rte_atomic64_t ci_ts;
574         rte_atomic64_t ts;
575 };
576
577 /* Tx packet pacing structure. */
578 struct mlx5_dev_txpp {
579         pthread_mutex_t mutex; /* Pacing create/destroy mutex. */
580         uint32_t refcnt; /* Pacing reference counter. */
581         uint32_t freq; /* Timestamp frequency, Hz. */
582         uint32_t tick; /* Completion tick duration in nanoseconds. */
583         uint32_t test; /* Packet pacing test mode. */
584         int32_t skew; /* Scheduling skew. */
585         struct rte_intr_handle intr_handle; /* Periodic interrupt. */
586         void *echan; /* Event Channel. */
587         struct mlx5_txpp_wq clock_queue; /* Clock Queue. */
588         struct mlx5_txpp_wq rearm_queue; /* Clock Queue. */
589         void *pp; /* Packet pacing context. */
590         uint16_t pp_id; /* Packet pacing context index. */
591         uint16_t ts_n; /* Number of captured timestamps. */
592         uint16_t ts_p; /* Pointer to statisticks timestamp. */
593         struct mlx5_txpp_ts *tsa; /* Timestamps sliding window stats. */
594         struct mlx5_txpp_ts ts; /* Cached completion id/timestamp. */
595         uint32_t sync_lost:1; /* ci/timestamp synchronization lost. */
596         /* Statistics counters. */
597         rte_atomic32_t err_miss_int; /* Missed service interrupt. */
598         rte_atomic32_t err_rearm_queue; /* Rearm Queue errors. */
599         rte_atomic32_t err_clock_queue; /* Clock Queue errors. */
600         rte_atomic32_t err_ts_past; /* Timestamp in the past. */
601         rte_atomic32_t err_ts_future; /* Timestamp in the distant future. */
602 };
603
604 /* Supported flex parser profile ID. */
605 enum mlx5_flex_parser_profile_id {
606         MLX5_FLEX_PARSER_ECPRI_0 = 0,
607         MLX5_FLEX_PARSER_MAX = 8,
608 };
609
610 /* Sample ID information of flex parser structure. */
611 struct mlx5_flex_parser_profiles {
612         uint32_t num;           /* Actual number of samples. */
613         uint32_t ids[8];        /* Sample IDs for this profile. */
614         uint8_t offset[8];      /* Bytes offset of each parser. */
615         void *obj;              /* Flex parser node object. */
616 };
617
618 /*
619  * Shared Infiniband device context for Master/Representors
620  * which belong to same IB device with multiple IB ports.
621  **/
622 struct mlx5_dev_ctx_shared {
623         LIST_ENTRY(mlx5_dev_ctx_shared) next;
624         uint32_t refcnt;
625         uint32_t devx:1; /* Opened with DV. */
626         uint32_t eqn; /* Event Queue number. */
627         uint32_t max_port; /* Maximal IB device port index. */
628         void *ctx; /* Verbs/DV/DevX context. */
629         void *pd; /* Protection Domain. */
630         uint32_t pdn; /* Protection Domain number. */
631         uint32_t tdn; /* Transport Domain number. */
632         char ibdev_name[DEV_SYSFS_NAME_MAX]; /* SYSFS dev name. */
633         char ibdev_path[DEV_SYSFS_PATH_MAX]; /* SYSFS dev path for secondary */
634         struct mlx5_dev_attr device_attr; /* Device properties. */
635         int numa_node; /* Numa node of backing physical device. */
636         LIST_ENTRY(mlx5_dev_ctx_shared) mem_event_cb;
637         /**< Called by memory event callback. */
638         struct mlx5_mr_share_cache share_cache;
639         /* Packet pacing related structure. */
640         struct mlx5_dev_txpp txpp;
641         /* Shared DV/DR flow data section. */
642         pthread_mutex_t dv_mutex; /* DV context mutex. */
643         uint32_t dv_meta_mask; /* flow META metadata supported mask. */
644         uint32_t dv_mark_mask; /* flow MARK metadata supported mask. */
645         uint32_t dv_regc0_mask; /* available bits of metatada reg_c[0]. */
646         uint32_t dv_refcnt; /* DV/DR data reference counter. */
647         void *fdb_domain; /* FDB Direct Rules name space handle. */
648         void *rx_domain; /* RX Direct Rules name space handle. */
649         void *tx_domain; /* TX Direct Rules name space handle. */
650 #ifndef RTE_ARCH_64
651         rte_spinlock_t uar_lock_cq; /* CQs share a common distinct UAR */
652         rte_spinlock_t uar_lock[MLX5_UAR_PAGE_NUM_MAX];
653         /* UAR same-page access control required in 32bit implementations. */
654 #endif
655         struct mlx5_hlist *flow_tbls;
656         /* Direct Rules tables for FDB, NIC TX+RX */
657         void *esw_drop_action; /* Pointer to DR E-Switch drop action. */
658         void *pop_vlan_action; /* Pointer to DR pop VLAN action. */
659         struct mlx5_hlist *encaps_decaps; /* Encap/decap action hash list. */
660         struct mlx5_hlist *modify_cmds;
661         struct mlx5_hlist *tag_table;
662         uint32_t port_id_action_list; /* List of port ID actions. */
663         uint32_t push_vlan_action_list; /* List of push VLAN actions. */
664         uint32_t sample_action_list; /* List of sample actions. */
665         uint32_t dest_array_list; /* List of destination array actions. */
666         struct mlx5_flow_counter_mng cmng; /* Counters management structure. */
667         struct mlx5_flow_default_miss_resource default_miss;
668         /* Default miss action resource structure. */
669         struct mlx5_indexed_pool *ipool[MLX5_IPOOL_MAX];
670         /* Memory Pool for mlx5 flow resources. */
671         struct mlx5_l3t_tbl *cnt_id_tbl; /* Shared counter lookup table. */
672         /* Shared interrupt handler section. */
673         struct rte_intr_handle intr_handle; /* Interrupt handler for device. */
674         struct rte_intr_handle intr_handle_devx; /* DEVX interrupt handler. */
675         void *devx_comp; /* DEVX async comp obj. */
676         struct mlx5_devx_obj *tis; /* TIS object. */
677         struct mlx5_devx_obj *td; /* Transport domain. */
678         struct mlx5_flow_id_pool *flow_id_pool; /* Flow ID pool. */
679         void *tx_uar; /* Tx/packet pacing shared UAR. */
680         struct mlx5_flex_parser_profiles fp[MLX5_FLEX_PARSER_MAX];
681         /* Flex parser profiles information. */
682         void *devx_rx_uar; /* DevX UAR for Rx. */
683         struct mlx5_dev_shared_port port[]; /* per device port data array. */
684 };
685
686 /* Per-process private structure. */
687 struct mlx5_proc_priv {
688         size_t uar_table_sz;
689         /* Size of UAR register table. */
690         void *uar_table[];
691         /* Table of UAR registers for each process. */
692 };
693
694 /* MTR profile list. */
695 TAILQ_HEAD(mlx5_mtr_profiles, mlx5_flow_meter_profile);
696 /* MTR list. */
697 TAILQ_HEAD(mlx5_flow_meters, mlx5_flow_meter);
698
699 #define MLX5_PROC_PRIV(port_id) \
700         ((struct mlx5_proc_priv *)rte_eth_devices[port_id].process_private)
701
702 /* Verbs/DevX Rx queue elements. */
703 struct mlx5_rxq_obj {
704         LIST_ENTRY(mlx5_rxq_obj) next; /* Pointer to the next element. */
705         struct mlx5_rxq_ctrl *rxq_ctrl; /* Back pointer to parent. */
706         int fd; /* File descriptor for event channel */
707         RTE_STD_C11
708         union {
709                 struct {
710                         void *wq; /* Work Queue. */
711                         void *ibv_cq; /* Completion Queue. */
712                         void *ibv_channel;
713                 };
714                 struct {
715                         struct mlx5_devx_obj *rq; /* DevX Rx Queue object. */
716                         struct mlx5_devx_obj *devx_cq; /* DevX CQ object. */
717                         void *devx_channel;
718                 };
719         };
720 };
721
722 /* Indirection table. */
723 struct mlx5_ind_table_obj {
724         LIST_ENTRY(mlx5_ind_table_obj) next; /* Pointer to the next element. */
725         rte_atomic32_t refcnt; /* Reference counter. */
726         RTE_STD_C11
727         union {
728                 void *ind_table; /**< Indirection table. */
729                 struct mlx5_devx_obj *rqt; /* DevX RQT object. */
730         };
731         uint32_t queues_n; /**< Number of queues in the list. */
732         uint16_t queues[]; /**< Queue list. */
733 };
734
735 /* Hash Rx queue. */
736 struct mlx5_hrxq {
737         ILIST_ENTRY(uint32_t)next; /* Index to the next element. */
738         rte_atomic32_t refcnt; /* Reference counter. */
739         struct mlx5_ind_table_obj *ind_table; /* Indirection table. */
740         RTE_STD_C11
741         union {
742                 void *qp; /* Verbs queue pair. */
743                 struct mlx5_devx_obj *tir; /* DevX TIR object. */
744         };
745 #ifdef HAVE_IBV_FLOW_DV_SUPPORT
746         void *action; /* DV QP action pointer. */
747 #endif
748         uint64_t hash_fields; /* Verbs Hash fields. */
749         uint32_t rss_key_len; /* Hash key length in bytes. */
750         uint8_t rss_key[]; /* Hash key. */
751 };
752
753 /* Verbs/DevX Tx queue elements. */
754 struct mlx5_txq_obj {
755         LIST_ENTRY(mlx5_txq_obj) next; /* Pointer to the next element. */
756         struct mlx5_txq_ctrl *txq_ctrl; /* Pointer to the control queue. */
757         RTE_STD_C11
758         union {
759                 struct {
760                         void *cq; /* Completion Queue. */
761                         void *qp; /* Queue Pair. */
762                 };
763                 struct {
764                         struct mlx5_devx_obj *sq;
765                         /* DevX object for Sx queue. */
766                         struct mlx5_devx_obj *tis; /* The TIS object. */
767                 };
768                 struct {
769                         struct rte_eth_dev *dev;
770                         struct mlx5_devx_obj *cq_devx;
771                         void *cq_umem;
772                         void *cq_buf;
773                         int64_t cq_dbrec_offset;
774                         struct mlx5_devx_dbr_page *cq_dbrec_page;
775                         struct mlx5_devx_obj *sq_devx;
776                         void *sq_umem;
777                         void *sq_buf;
778                         int64_t sq_dbrec_offset;
779                         struct mlx5_devx_dbr_page *sq_dbrec_page;
780                 };
781         };
782 };
783
784 enum mlx5_rxq_modify_type {
785         MLX5_RXQ_MOD_ERR2RST, /* modify state from error to reset. */
786         MLX5_RXQ_MOD_RST2RDY, /* modify state from reset to ready. */
787         MLX5_RXQ_MOD_RDY2ERR, /* modify state from ready to error. */
788         MLX5_RXQ_MOD_RDY2RST, /* modify state from ready to reset. */
789 };
790
791 enum mlx5_txq_modify_type {
792         MLX5_TXQ_MOD_RDY2RDY, /* modify state from ready to ready. */
793         MLX5_TXQ_MOD_RST2RDY, /* modify state from reset to ready. */
794         MLX5_TXQ_MOD_RDY2RST, /* modify state from ready to reset. */
795         MLX5_TXQ_MOD_ERR2RDY, /* modify state from error to ready. */
796 };
797
798 /* HW objects operations structure. */
799 struct mlx5_obj_ops {
800         int (*rxq_obj_modify_vlan_strip)(struct mlx5_rxq_obj *rxq_obj, int on);
801         int (*rxq_obj_new)(struct rte_eth_dev *dev, uint16_t idx);
802         int (*rxq_event_get)(struct mlx5_rxq_obj *rxq_obj);
803         int (*rxq_obj_modify)(struct mlx5_rxq_obj *rxq_obj, uint8_t type);
804         void (*rxq_obj_release)(struct mlx5_rxq_obj *rxq_obj);
805         int (*ind_table_new)(struct rte_eth_dev *dev, const unsigned int log_n,
806                              struct mlx5_ind_table_obj *ind_tbl);
807         void (*ind_table_destroy)(struct mlx5_ind_table_obj *ind_tbl);
808         int (*hrxq_new)(struct rte_eth_dev *dev, struct mlx5_hrxq *hrxq,
809                         int tunnel __rte_unused);
810         void (*hrxq_destroy)(struct mlx5_hrxq *hrxq);
811         int (*drop_action_create)(struct rte_eth_dev *dev);
812         void (*drop_action_destroy)(struct rte_eth_dev *dev);
813         int (*txq_obj_new)(struct rte_eth_dev *dev, uint16_t idx);
814         int (*txq_obj_modify)(struct mlx5_txq_obj *obj,
815                               enum mlx5_txq_modify_type type, uint8_t dev_port);
816         void (*txq_obj_release)(struct mlx5_txq_obj *txq_obj);
817 };
818
819 struct mlx5_priv {
820         struct rte_eth_dev_data *dev_data;  /* Pointer to device data. */
821         struct mlx5_dev_ctx_shared *sh; /* Shared device context. */
822         uint32_t dev_port; /* Device port number. */
823         struct rte_pci_device *pci_dev; /* Backend PCI device. */
824         struct rte_ether_addr mac[MLX5_MAX_MAC_ADDRESSES]; /* MAC addresses. */
825         BITFIELD_DECLARE(mac_own, uint64_t, MLX5_MAX_MAC_ADDRESSES);
826         /* Bit-field of MAC addresses owned by the PMD. */
827         uint16_t vlan_filter[MLX5_MAX_VLAN_IDS]; /* VLAN filters table. */
828         unsigned int vlan_filter_n; /* Number of configured VLAN filters. */
829         /* Device properties. */
830         uint16_t mtu; /* Configured MTU. */
831         unsigned int isolated:1; /* Whether isolated mode is enabled. */
832         unsigned int representor:1; /* Device is a port representor. */
833         unsigned int master:1; /* Device is a E-Switch master. */
834         unsigned int dr_shared:1; /* DV/DR data is shared. */
835         unsigned int txpp_en:1; /* Tx packet pacing enabled. */
836         unsigned int counter_fallback:1; /* Use counter fallback management. */
837         unsigned int mtr_en:1; /* Whether support meter. */
838         unsigned int mtr_reg_share:1; /* Whether support meter REG_C share. */
839         unsigned int sampler_en:1; /* Whether support sampler. */
840         uint16_t domain_id; /* Switch domain identifier. */
841         uint16_t vport_id; /* Associated VF vport index (if any). */
842         uint32_t vport_meta_tag; /* Used for vport index match ove VF LAG. */
843         uint32_t vport_meta_mask; /* Used for vport index field match mask. */
844         int32_t representor_id; /* Port representor identifier. */
845         int32_t pf_bond; /* >=0 means PF index in bonding configuration. */
846         unsigned int if_index; /* Associated kernel network device index. */
847         uint32_t bond_ifindex; /**< Bond interface index. */
848         char bond_name[IF_NAMESIZE]; /**< Bond interface name. */
849         /* RX/TX queues. */
850         unsigned int rxqs_n; /* RX queues array size. */
851         unsigned int txqs_n; /* TX queues array size. */
852         struct mlx5_rxq_data *(*rxqs)[]; /* RX queues. */
853         struct mlx5_txq_data *(*txqs)[]; /* TX queues. */
854         struct rte_mempool *mprq_mp; /* Mempool for Multi-Packet RQ. */
855         struct rte_eth_rss_conf rss_conf; /* RSS configuration. */
856         unsigned int (*reta_idx)[]; /* RETA index table. */
857         unsigned int reta_idx_n; /* RETA index size. */
858         struct mlx5_drop drop_queue; /* Flow drop queues. */
859         uint32_t flows; /* RTE Flow rules. */
860         uint32_t ctrl_flows; /* Control flow rules. */
861         void *inter_flows; /* Intermediate resources for flow creation. */
862         void *rss_desc; /* Intermediate rss description resources. */
863         int flow_idx; /* Intermediate device flow index. */
864         int flow_nested_idx; /* Intermediate device flow index, nested. */
865         struct mlx5_obj_ops obj_ops; /* HW objects operations. */
866         LIST_HEAD(rxq, mlx5_rxq_ctrl) rxqsctrl; /* DPDK Rx queues. */
867         LIST_HEAD(rxqobj, mlx5_rxq_obj) rxqsobj; /* Verbs/DevX Rx queues. */
868         uint32_t hrxqs; /* Verbs Hash Rx queues. */
869         LIST_HEAD(txq, mlx5_txq_ctrl) txqsctrl; /* DPDK Tx queues. */
870         LIST_HEAD(txqobj, mlx5_txq_obj) txqsobj; /* Verbs/DevX Tx queues. */
871         /* Indirection tables. */
872         LIST_HEAD(ind_tables, mlx5_ind_table_obj) ind_tbls;
873         /* Pointer to next element. */
874         rte_atomic32_t refcnt; /**< Reference counter. */
875         /**< Verbs modify header action object. */
876         uint8_t ft_type; /**< Flow table type, Rx or Tx. */
877         uint8_t max_lro_msg_size;
878         /* Tags resources cache. */
879         uint32_t link_speed_capa; /* Link speed capabilities. */
880         struct mlx5_xstats_ctrl xstats_ctrl; /* Extended stats control. */
881         struct mlx5_stats_ctrl stats_ctrl; /* Stats control. */
882         struct mlx5_dev_config config; /* Device configuration. */
883         struct mlx5_verbs_alloc_ctx verbs_alloc_ctx;
884         /* Context for Verbs allocator. */
885         int nl_socket_rdma; /* Netlink socket (NETLINK_RDMA). */
886         int nl_socket_route; /* Netlink socket (NETLINK_ROUTE). */
887         struct mlx5_dbr_page_list dbrpgs; /* Door-bell pages. */
888         struct mlx5_nl_vlan_vmwa_context *vmwa_context; /* VLAN WA context. */
889         struct mlx5_flow_id_pool *qrss_id_pool;
890         struct mlx5_hlist *mreg_cp_tbl;
891         /* Hash table of Rx metadata register copy table. */
892         uint8_t mtr_sfx_reg; /* Meter prefix-suffix flow match REG_C. */
893         uint8_t mtr_color_reg; /* Meter color match REG_C. */
894         struct mlx5_mtr_profiles flow_meter_profiles; /* MTR profile list. */
895         struct mlx5_flow_meters flow_meters; /* MTR list. */
896         uint8_t skip_default_rss_reta; /* Skip configuration of default reta. */
897         uint8_t fdb_def_rule; /* Whether fdb jump to table 1 is configured. */
898         struct mlx5_mp_id mp_id; /* ID of a multi-process process */
899         LIST_HEAD(fdir, mlx5_fdir_flow) fdir_flows; /* fdir flows. */
900 };
901
902 #define PORT_ID(priv) ((priv)->dev_data->port_id)
903 #define ETH_DEV(priv) (&rte_eth_devices[PORT_ID(priv)])
904
905 /* mlx5.c */
906
907 int mlx5_getenv_int(const char *);
908 int mlx5_proc_priv_init(struct rte_eth_dev *dev);
909 int mlx5_udp_tunnel_port_add(struct rte_eth_dev *dev,
910                               struct rte_eth_udp_tunnel *udp_tunnel);
911 uint16_t mlx5_eth_find_next(uint16_t port_id, struct rte_pci_device *pci_dev);
912 int mlx5_dev_close(struct rte_eth_dev *dev);
913
914 /* Macro to iterate over all valid ports for mlx5 driver. */
915 #define MLX5_ETH_FOREACH_DEV(port_id, pci_dev) \
916         for (port_id = mlx5_eth_find_next(0, pci_dev); \
917              port_id < RTE_MAX_ETHPORTS; \
918              port_id = mlx5_eth_find_next(port_id + 1, pci_dev))
919 int mlx5_args(struct mlx5_dev_config *config, struct rte_devargs *devargs);
920 struct mlx5_dev_ctx_shared *
921 mlx5_alloc_shared_dev_ctx(const struct mlx5_dev_spawn_data *spawn,
922                            const struct mlx5_dev_config *config);
923 void mlx5_free_shared_dev_ctx(struct mlx5_dev_ctx_shared *sh);
924 void mlx5_free_table_hash_list(struct mlx5_priv *priv);
925 int mlx5_alloc_table_hash_list(struct mlx5_priv *priv);
926 void mlx5_set_min_inline(struct mlx5_dev_spawn_data *spawn,
927                          struct mlx5_dev_config *config);
928 void mlx5_set_metadata_mask(struct rte_eth_dev *dev);
929 int mlx5_dev_check_sibling_config(struct mlx5_priv *priv,
930                                   struct mlx5_dev_config *config);
931 int mlx5_dev_configure(struct rte_eth_dev *dev);
932 int mlx5_dev_infos_get(struct rte_eth_dev *dev, struct rte_eth_dev_info *info);
933 int mlx5_fw_version_get(struct rte_eth_dev *dev, char *fw_ver, size_t fw_size);
934 int mlx5_dev_set_mtu(struct rte_eth_dev *dev, uint16_t mtu);
935 int mlx5_hairpin_cap_get(struct rte_eth_dev *dev,
936                          struct rte_eth_hairpin_cap *cap);
937 bool mlx5_flex_parser_ecpri_exist(struct rte_eth_dev *dev);
938 int mlx5_flex_parser_ecpri_alloc(struct rte_eth_dev *dev);
939
940 /* mlx5_ethdev.c */
941
942 int mlx5_dev_configure(struct rte_eth_dev *dev);
943 int mlx5_fw_version_get(struct rte_eth_dev *dev, char *fw_ver,
944                         size_t fw_size);
945 int mlx5_dev_infos_get(struct rte_eth_dev *dev,
946                        struct rte_eth_dev_info *info);
947 const uint32_t *mlx5_dev_supported_ptypes_get(struct rte_eth_dev *dev);
948 int mlx5_dev_set_mtu(struct rte_eth_dev *dev, uint16_t mtu);
949 int mlx5_hairpin_cap_get(struct rte_eth_dev *dev,
950                          struct rte_eth_hairpin_cap *cap);
951 eth_rx_burst_t mlx5_select_rx_function(struct rte_eth_dev *dev);
952 struct mlx5_priv *mlx5_port_to_eswitch_info(uint16_t port, bool valid);
953 struct mlx5_priv *mlx5_dev_to_eswitch_info(struct rte_eth_dev *dev);
954 int mlx5_dev_configure_rss_reta(struct rte_eth_dev *dev);
955
956 /* mlx5_ethdev_os.c */
957
958 unsigned int mlx5_ifindex(const struct rte_eth_dev *dev);
959 int mlx5_get_mac(struct rte_eth_dev *dev, uint8_t (*mac)[RTE_ETHER_ADDR_LEN]);
960 int mlx5_get_mtu(struct rte_eth_dev *dev, uint16_t *mtu);
961 int mlx5_set_mtu(struct rte_eth_dev *dev, uint16_t mtu);
962 int mlx5_read_clock(struct rte_eth_dev *dev, uint64_t *clock);
963 int mlx5_link_update(struct rte_eth_dev *dev, int wait_to_complete);
964 int mlx5_dev_get_flow_ctrl(struct rte_eth_dev *dev,
965                            struct rte_eth_fc_conf *fc_conf);
966 int mlx5_dev_set_flow_ctrl(struct rte_eth_dev *dev,
967                            struct rte_eth_fc_conf *fc_conf);
968 void mlx5_dev_interrupt_handler(void *arg);
969 void mlx5_dev_interrupt_handler_devx(void *arg);
970 int mlx5_set_link_down(struct rte_eth_dev *dev);
971 int mlx5_set_link_up(struct rte_eth_dev *dev);
972 int mlx5_is_removed(struct rte_eth_dev *dev);
973 int mlx5_sysfs_switch_info(unsigned int ifindex,
974                            struct mlx5_switch_info *info);
975 void mlx5_translate_port_name(const char *port_name_in,
976                               struct mlx5_switch_info *port_info_out);
977 void mlx5_intr_callback_unregister(const struct rte_intr_handle *handle,
978                                    rte_intr_callback_fn cb_fn, void *cb_arg);
979 int mlx5_sysfs_bond_info(unsigned int pf_ifindex, unsigned int *ifindex,
980                          char *ifname);
981 int mlx5_get_module_info(struct rte_eth_dev *dev,
982                          struct rte_eth_dev_module_info *modinfo);
983 int mlx5_get_module_eeprom(struct rte_eth_dev *dev,
984                            struct rte_dev_eeprom_info *info);
985 int mlx5_os_read_dev_stat(struct mlx5_priv *priv,
986                           const char *ctr_name, uint64_t *stat);
987 int mlx5_os_read_dev_counters(struct rte_eth_dev *dev, uint64_t *stats);
988 int mlx5_os_get_stats_n(struct rte_eth_dev *dev);
989 void mlx5_os_stats_init(struct rte_eth_dev *dev);
990
991 /* mlx5_mac.c */
992
993 void mlx5_mac_addr_remove(struct rte_eth_dev *dev, uint32_t index);
994 int mlx5_mac_addr_add(struct rte_eth_dev *dev, struct rte_ether_addr *mac,
995                       uint32_t index, uint32_t vmdq);
996 int mlx5_mac_addr_set(struct rte_eth_dev *dev, struct rte_ether_addr *mac_addr);
997 int mlx5_set_mc_addr_list(struct rte_eth_dev *dev,
998                         struct rte_ether_addr *mc_addr_set,
999                         uint32_t nb_mc_addr);
1000
1001 /* mlx5_rss.c */
1002
1003 int mlx5_rss_hash_update(struct rte_eth_dev *dev,
1004                          struct rte_eth_rss_conf *rss_conf);
1005 int mlx5_rss_hash_conf_get(struct rte_eth_dev *dev,
1006                            struct rte_eth_rss_conf *rss_conf);
1007 int mlx5_rss_reta_index_resize(struct rte_eth_dev *dev, unsigned int reta_size);
1008 int mlx5_dev_rss_reta_query(struct rte_eth_dev *dev,
1009                             struct rte_eth_rss_reta_entry64 *reta_conf,
1010                             uint16_t reta_size);
1011 int mlx5_dev_rss_reta_update(struct rte_eth_dev *dev,
1012                              struct rte_eth_rss_reta_entry64 *reta_conf,
1013                              uint16_t reta_size);
1014
1015 /* mlx5_rxmode.c */
1016
1017 int mlx5_promiscuous_enable(struct rte_eth_dev *dev);
1018 int mlx5_promiscuous_disable(struct rte_eth_dev *dev);
1019 int mlx5_allmulticast_enable(struct rte_eth_dev *dev);
1020 int mlx5_allmulticast_disable(struct rte_eth_dev *dev);
1021
1022 /* mlx5_stats.c */
1023
1024 int mlx5_stats_get(struct rte_eth_dev *dev, struct rte_eth_stats *stats);
1025 int mlx5_stats_reset(struct rte_eth_dev *dev);
1026 int mlx5_xstats_get(struct rte_eth_dev *dev, struct rte_eth_xstat *stats,
1027                     unsigned int n);
1028 int mlx5_xstats_reset(struct rte_eth_dev *dev);
1029 int mlx5_xstats_get_names(struct rte_eth_dev *dev __rte_unused,
1030                           struct rte_eth_xstat_name *xstats_names,
1031                           unsigned int n);
1032
1033 /* mlx5_vlan.c */
1034
1035 int mlx5_vlan_filter_set(struct rte_eth_dev *dev, uint16_t vlan_id, int on);
1036 void mlx5_vlan_strip_queue_set(struct rte_eth_dev *dev, uint16_t queue, int on);
1037 int mlx5_vlan_offload_set(struct rte_eth_dev *dev, int mask);
1038
1039 /* mlx5_vlan_os.c */
1040
1041 void mlx5_vlan_vmwa_exit(void *ctx);
1042 void mlx5_vlan_vmwa_release(struct rte_eth_dev *dev,
1043                             struct mlx5_vf_vlan *vf_vlan);
1044 void mlx5_vlan_vmwa_acquire(struct rte_eth_dev *dev,
1045                             struct mlx5_vf_vlan *vf_vlan);
1046 void *mlx5_vlan_vmwa_init(struct rte_eth_dev *dev, uint32_t ifindex);
1047
1048 /* mlx5_trigger.c */
1049
1050 int mlx5_dev_start(struct rte_eth_dev *dev);
1051 int mlx5_dev_stop(struct rte_eth_dev *dev);
1052 int mlx5_traffic_enable(struct rte_eth_dev *dev);
1053 void mlx5_traffic_disable(struct rte_eth_dev *dev);
1054 int mlx5_traffic_restart(struct rte_eth_dev *dev);
1055
1056 /* mlx5_flow.c */
1057
1058 int mlx5_flow_discover_mreg_c(struct rte_eth_dev *eth_dev);
1059 bool mlx5_flow_ext_mreg_supported(struct rte_eth_dev *dev);
1060 void mlx5_flow_print(struct rte_flow *flow);
1061 int mlx5_flow_validate(struct rte_eth_dev *dev,
1062                        const struct rte_flow_attr *attr,
1063                        const struct rte_flow_item items[],
1064                        const struct rte_flow_action actions[],
1065                        struct rte_flow_error *error);
1066 struct rte_flow *mlx5_flow_create(struct rte_eth_dev *dev,
1067                                   const struct rte_flow_attr *attr,
1068                                   const struct rte_flow_item items[],
1069                                   const struct rte_flow_action actions[],
1070                                   struct rte_flow_error *error);
1071 int mlx5_flow_destroy(struct rte_eth_dev *dev, struct rte_flow *flow,
1072                       struct rte_flow_error *error);
1073 void mlx5_flow_list_flush(struct rte_eth_dev *dev, uint32_t *list, bool active);
1074 int mlx5_flow_flush(struct rte_eth_dev *dev, struct rte_flow_error *error);
1075 int mlx5_flow_query(struct rte_eth_dev *dev, struct rte_flow *flow,
1076                     const struct rte_flow_action *action, void *data,
1077                     struct rte_flow_error *error);
1078 int mlx5_flow_isolate(struct rte_eth_dev *dev, int enable,
1079                       struct rte_flow_error *error);
1080 int mlx5_dev_filter_ctrl(struct rte_eth_dev *dev,
1081                          enum rte_filter_type filter_type,
1082                          enum rte_filter_op filter_op,
1083                          void *arg);
1084 int mlx5_flow_start(struct rte_eth_dev *dev, uint32_t *list);
1085 void mlx5_flow_stop(struct rte_eth_dev *dev, uint32_t *list);
1086 int mlx5_flow_start_default(struct rte_eth_dev *dev);
1087 void mlx5_flow_stop_default(struct rte_eth_dev *dev);
1088 void mlx5_flow_alloc_intermediate(struct rte_eth_dev *dev);
1089 void mlx5_flow_free_intermediate(struct rte_eth_dev *dev);
1090 int mlx5_flow_verify(struct rte_eth_dev *dev);
1091 int mlx5_ctrl_flow_source_queue(struct rte_eth_dev *dev, uint32_t queue);
1092 int mlx5_ctrl_flow_vlan(struct rte_eth_dev *dev,
1093                         struct rte_flow_item_eth *eth_spec,
1094                         struct rte_flow_item_eth *eth_mask,
1095                         struct rte_flow_item_vlan *vlan_spec,
1096                         struct rte_flow_item_vlan *vlan_mask);
1097 int mlx5_ctrl_flow(struct rte_eth_dev *dev,
1098                    struct rte_flow_item_eth *eth_spec,
1099                    struct rte_flow_item_eth *eth_mask);
1100 int mlx5_flow_lacp_miss(struct rte_eth_dev *dev);
1101 struct rte_flow *mlx5_flow_create_esw_table_zero_flow(struct rte_eth_dev *dev);
1102 int mlx5_flow_create_drop_queue(struct rte_eth_dev *dev);
1103 void mlx5_flow_delete_drop_queue(struct rte_eth_dev *dev);
1104 void mlx5_flow_async_pool_query_handle(struct mlx5_dev_ctx_shared *sh,
1105                                        uint64_t async_id, int status);
1106 void mlx5_set_query_alarm(struct mlx5_dev_ctx_shared *sh);
1107 void mlx5_flow_query_alarm(void *arg);
1108 uint32_t mlx5_counter_alloc(struct rte_eth_dev *dev);
1109 void mlx5_counter_free(struct rte_eth_dev *dev, uint32_t cnt);
1110 int mlx5_counter_query(struct rte_eth_dev *dev, uint32_t cnt,
1111                        bool clear, uint64_t *pkts, uint64_t *bytes);
1112 int mlx5_flow_dev_dump(struct rte_eth_dev *dev, FILE *file,
1113                        struct rte_flow_error *error);
1114 void mlx5_flow_rxq_dynf_metadata_set(struct rte_eth_dev *dev);
1115 int mlx5_flow_get_aged_flows(struct rte_eth_dev *dev, void **contexts,
1116                         uint32_t nb_contexts, struct rte_flow_error *error);
1117
1118 /* mlx5_mp_os.c */
1119
1120 int mlx5_mp_os_primary_handle(const struct rte_mp_msg *mp_msg,
1121                               const void *peer);
1122 int mlx5_mp_os_secondary_handle(const struct rte_mp_msg *mp_msg,
1123                                 const void *peer);
1124 void mlx5_mp_os_req_start_rxtx(struct rte_eth_dev *dev);
1125 void mlx5_mp_os_req_stop_rxtx(struct rte_eth_dev *dev);
1126 int mlx5_mp_os_req_queue_control(struct rte_eth_dev *dev, uint16_t queue_id,
1127                                  enum mlx5_mp_req_type req_type);
1128
1129 /* mlx5_socket.c */
1130
1131 int mlx5_pmd_socket_init(void);
1132
1133 /* mlx5_flow_meter.c */
1134
1135 int mlx5_flow_meter_ops_get(struct rte_eth_dev *dev, void *arg);
1136 struct mlx5_flow_meter *mlx5_flow_meter_find(struct mlx5_priv *priv,
1137                                              uint32_t meter_id);
1138 struct mlx5_flow_meter *mlx5_flow_meter_attach
1139                                         (struct mlx5_priv *priv,
1140                                          uint32_t meter_id,
1141                                          const struct rte_flow_attr *attr,
1142                                          struct rte_flow_error *error);
1143 void mlx5_flow_meter_detach(struct mlx5_flow_meter *fm);
1144
1145 /* mlx5_os.c */
1146 struct rte_pci_driver;
1147 int mlx5_os_get_dev_attr(void *ctx, struct mlx5_dev_attr *dev_attr);
1148 void mlx5_os_free_shared_dr(struct mlx5_priv *priv);
1149 int mlx5_os_open_device(const struct mlx5_dev_spawn_data *spawn,
1150                          const struct mlx5_dev_config *config,
1151                          struct mlx5_dev_ctx_shared *sh);
1152 int mlx5_os_get_pdn(void *pd, uint32_t *pdn);
1153 int mlx5_os_pci_probe(struct rte_pci_driver *pci_drv __rte_unused,
1154                        struct rte_pci_device *pci_dev);
1155 void mlx5_os_dev_shared_handler_install(struct mlx5_dev_ctx_shared *sh);
1156 void mlx5_os_dev_shared_handler_uninstall(struct mlx5_dev_ctx_shared *sh);
1157 void mlx5_os_set_reg_mr_cb(mlx5_reg_mr_t *reg_mr_cb,
1158                            mlx5_dereg_mr_t *dereg_mr_cb);
1159 void mlx5_os_mac_addr_remove(struct rte_eth_dev *dev, uint32_t index);
1160 int mlx5_os_mac_addr_add(struct rte_eth_dev *dev, struct rte_ether_addr *mac,
1161                          uint32_t index);
1162 int mlx5_os_vf_mac_addr_modify(struct mlx5_priv *priv, unsigned int iface_idx,
1163                                struct rte_ether_addr *mac_addr,
1164                                int vf_index);
1165 int mlx5_os_set_promisc(struct rte_eth_dev *dev, int enable);
1166 int mlx5_os_set_allmulti(struct rte_eth_dev *dev, int enable);
1167 int mlx5_os_set_nonblock_channel_fd(int fd);
1168 void mlx5_os_mac_addr_flush(struct rte_eth_dev *dev);
1169
1170 /* mlx5_txpp.c */
1171
1172 int mlx5_txpp_start(struct rte_eth_dev *dev);
1173 void mlx5_txpp_stop(struct rte_eth_dev *dev);
1174 int mlx5_txpp_read_clock(struct rte_eth_dev *dev, uint64_t *timestamp);
1175 int mlx5_txpp_xstats_get(struct rte_eth_dev *dev,
1176                          struct rte_eth_xstat *stats,
1177                          unsigned int n, unsigned int n_used);
1178 int mlx5_txpp_xstats_reset(struct rte_eth_dev *dev);
1179 int mlx5_txpp_xstats_get_names(struct rte_eth_dev *dev,
1180                                struct rte_eth_xstat_name *xstats_names,
1181                                unsigned int n, unsigned int n_used);
1182 void mlx5_txpp_interrupt_handler(void *cb_arg);
1183
1184 /* mlx5_rxtx.c */
1185
1186 eth_tx_burst_t mlx5_select_tx_function(struct rte_eth_dev *dev);
1187
1188 #endif /* RTE_PMD_MLX5_H_ */