net/mlx5: change device reference for secondary process
[dpdk.git] / drivers / net / mlx5 / mlx5.h
1 /* SPDX-License-Identifier: BSD-3-Clause
2  * Copyright 2015 6WIND S.A.
3  * Copyright 2015 Mellanox Technologies, Ltd
4  */
5
6 #ifndef RTE_PMD_MLX5_H_
7 #define RTE_PMD_MLX5_H_
8
9 #include <stddef.h>
10 #include <stdint.h>
11 #include <limits.h>
12 #include <net/if.h>
13 #include <netinet/in.h>
14 #include <sys/queue.h>
15
16 /* Verbs header. */
17 /* ISO C doesn't support unnamed structs/unions, disabling -pedantic. */
18 #ifdef PEDANTIC
19 #pragma GCC diagnostic ignored "-Wpedantic"
20 #endif
21 #include <infiniband/verbs.h>
22 #ifdef PEDANTIC
23 #pragma GCC diagnostic error "-Wpedantic"
24 #endif
25
26 #include <rte_pci.h>
27 #include <rte_ether.h>
28 #include <rte_ethdev_driver.h>
29 #include <rte_spinlock.h>
30 #include <rte_interrupts.h>
31 #include <rte_errno.h>
32 #include <rte_flow.h>
33
34 #include "mlx5_utils.h"
35 #include "mlx5_rxtx.h"
36 #include "mlx5_autoconf.h"
37 #include "mlx5_defs.h"
38
39 enum {
40         PCI_VENDOR_ID_MELLANOX = 0x15b3,
41 };
42
43 enum {
44         PCI_DEVICE_ID_MELLANOX_CONNECTX4 = 0x1013,
45         PCI_DEVICE_ID_MELLANOX_CONNECTX4VF = 0x1014,
46         PCI_DEVICE_ID_MELLANOX_CONNECTX4LX = 0x1015,
47         PCI_DEVICE_ID_MELLANOX_CONNECTX4LXVF = 0x1016,
48         PCI_DEVICE_ID_MELLANOX_CONNECTX5 = 0x1017,
49         PCI_DEVICE_ID_MELLANOX_CONNECTX5VF = 0x1018,
50         PCI_DEVICE_ID_MELLANOX_CONNECTX5EX = 0x1019,
51         PCI_DEVICE_ID_MELLANOX_CONNECTX5EXVF = 0x101a,
52 };
53
54 struct mlx5_xstats_ctrl {
55         /* Number of device stats. */
56         uint16_t stats_n;
57         /* Index in the device counters table. */
58         uint16_t dev_table_idx[MLX5_MAX_XSTATS];
59         uint64_t base[MLX5_MAX_XSTATS];
60 };
61
62 /* Flow list . */
63 TAILQ_HEAD(mlx5_flows, rte_flow);
64
65 /* Default PMD specific parameter value. */
66 #define MLX5_ARG_UNSET (-1)
67
68 /*
69  * Device configuration structure.
70  *
71  * Merged configuration from:
72  *
73  *  - Device capabilities,
74  *  - User device parameters disabled features.
75  */
76 struct mlx5_dev_config {
77         unsigned int hw_csum:1; /* Checksum offload is supported. */
78         unsigned int hw_vlan_strip:1; /* VLAN stripping is supported. */
79         unsigned int hw_fcs_strip:1; /* FCS stripping is supported. */
80         unsigned int hw_padding:1; /* End alignment padding is supported. */
81         unsigned int vf:1; /* This is a VF. */
82         unsigned int mps:2; /* Multi-packet send supported mode. */
83         unsigned int tunnel_en:1;
84         /* Whether tunnel stateless offloads are supported. */
85         unsigned int flow_counter_en:1; /* Whether flow counter is supported. */
86         unsigned int cqe_comp:1; /* CQE compression is enabled. */
87         unsigned int tso:1; /* Whether TSO is supported. */
88         unsigned int tx_vec_en:1; /* Tx vector is enabled. */
89         unsigned int rx_vec_en:1; /* Rx vector is enabled. */
90         unsigned int mpw_hdr_dseg:1; /* Enable DSEGs in the title WQEBB. */
91         unsigned int l3_vxlan_en:1; /* Enable L3 VXLAN flow creation. */
92         unsigned int vf_nl_en:1; /* Enable Netlink requests in VF mode. */
93         unsigned int swp:1; /* Tx generic tunnel checksum and TSO offload. */
94         unsigned int max_verbs_prio; /* Number of Verb flow priorities. */
95         unsigned int tso_max_payload_sz; /* Maximum TCP payload for TSO. */
96         unsigned int ind_table_max_size; /* Maximum indirection table size. */
97         int txq_inline; /* Maximum packet size for inlining. */
98         int txqs_inline; /* Queue number threshold for inlining. */
99         int inline_max_packet_sz; /* Max packet size for inlining. */
100 };
101
102 /**
103  * Type of objet being allocated.
104  */
105 enum mlx5_verbs_alloc_type {
106         MLX5_VERBS_ALLOC_TYPE_NONE,
107         MLX5_VERBS_ALLOC_TYPE_TX_QUEUE,
108         MLX5_VERBS_ALLOC_TYPE_RX_QUEUE,
109 };
110
111 /* 8 Verbs priorities. */
112 #define MLX5_VERBS_FLOW_PRIO_8 8
113
114 /**
115  * Verbs allocator needs a context to know in the callback which kind of
116  * resources it is allocating.
117  */
118 struct mlx5_verbs_alloc_ctx {
119         enum mlx5_verbs_alloc_type type; /* Kind of object being allocated. */
120         const void *obj; /* Pointer to the DPDK object. */
121 };
122
123 struct priv {
124         struct rte_eth_dev_data *dev_data;  /* Pointer to device data. */
125         struct ibv_context *ctx; /* Verbs context. */
126         struct ibv_device_attr_ex device_attr; /* Device properties. */
127         struct ibv_pd *pd; /* Protection Domain. */
128         char ibdev_path[IBV_SYSFS_PATH_MAX]; /* IB device path for secondary */
129         struct ether_addr mac[MLX5_MAX_MAC_ADDRESSES]; /* MAC addresses. */
130         BITFIELD_DECLARE(mac_own, uint64_t, MLX5_MAX_MAC_ADDRESSES);
131         /* Bit-field of MAC addresses owned by the PMD. */
132         uint16_t vlan_filter[MLX5_MAX_VLAN_IDS]; /* VLAN filters table. */
133         unsigned int vlan_filter_n; /* Number of configured VLAN filters. */
134         /* Device properties. */
135         uint16_t mtu; /* Configured MTU. */
136         uint8_t port; /* Physical port number. */
137         unsigned int isolated:1; /* Whether isolated mode is enabled. */
138         /* RX/TX queues. */
139         unsigned int rxqs_n; /* RX queues array size. */
140         unsigned int txqs_n; /* TX queues array size. */
141         struct mlx5_rxq_data *(*rxqs)[]; /* RX queues. */
142         struct mlx5_txq_data *(*txqs)[]; /* TX queues. */
143         struct rte_eth_rss_conf rss_conf; /* RSS configuration. */
144         struct rte_intr_handle intr_handle; /* Interrupt handler. */
145         unsigned int (*reta_idx)[]; /* RETA index table. */
146         unsigned int reta_idx_n; /* RETA index size. */
147         struct mlx5_hrxq_drop *flow_drop_queue; /* Flow drop queue. */
148         struct mlx5_flows flows; /* RTE Flow rules. */
149         struct mlx5_flows ctrl_flows; /* Control flow rules. */
150         LIST_HEAD(mr, mlx5_mr) mr; /* Memory region. */
151         LIST_HEAD(rxq, mlx5_rxq_ctrl) rxqsctrl; /* DPDK Rx queues. */
152         LIST_HEAD(rxqibv, mlx5_rxq_ibv) rxqsibv; /* Verbs Rx queues. */
153         LIST_HEAD(hrxq, mlx5_hrxq) hrxqs; /* Verbs Hash Rx queues. */
154         LIST_HEAD(txq, mlx5_txq_ctrl) txqsctrl; /* DPDK Tx queues. */
155         LIST_HEAD(txqibv, mlx5_txq_ibv) txqsibv; /* Verbs Tx queues. */
156         /* Verbs Indirection tables. */
157         LIST_HEAD(ind_tables, mlx5_ind_table_ibv) ind_tbls;
158         uint32_t link_speed_capa; /* Link speed capabilities. */
159         struct mlx5_xstats_ctrl xstats_ctrl; /* Extended stats control. */
160         rte_spinlock_t mr_lock; /* MR Lock. */
161         int primary_socket; /* Unix socket for primary process. */
162         void *uar_base; /* Reserved address space for UAR mapping */
163         struct rte_intr_handle intr_handle_socket; /* Interrupt handler. */
164         struct mlx5_dev_config config; /* Device configuration. */
165         struct mlx5_verbs_alloc_ctx verbs_alloc_ctx;
166         /* Context for Verbs allocator. */
167         int nl_socket; /* Netlink socket. */
168         uint32_t nl_sn; /* Netlink message sequence number. */
169 };
170
171 #define PORT_ID(priv) ((priv)->dev_data->port_id)
172 #define ETH_DEV(priv) (&rte_eth_devices[PORT_ID(priv)])
173
174 /* mlx5.c */
175
176 int mlx5_getenv_int(const char *);
177
178 /* mlx5_ethdev.c */
179
180 int mlx5_get_ifname(const struct rte_eth_dev *dev, char (*ifname)[IF_NAMESIZE]);
181 int mlx5_ifindex(const struct rte_eth_dev *dev);
182 int mlx5_ifreq(const struct rte_eth_dev *dev, int req, struct ifreq *ifr);
183 int mlx5_get_mtu(struct rte_eth_dev *dev, uint16_t *mtu);
184 int mlx5_set_flags(struct rte_eth_dev *dev, unsigned int keep,
185                    unsigned int flags);
186 int mlx5_dev_configure(struct rte_eth_dev *dev);
187 void mlx5_dev_infos_get(struct rte_eth_dev *dev, struct rte_eth_dev_info *info);
188 const uint32_t *mlx5_dev_supported_ptypes_get(struct rte_eth_dev *dev);
189 int mlx5_link_update(struct rte_eth_dev *dev, int wait_to_complete);
190 int mlx5_force_link_status_change(struct rte_eth_dev *dev, int status);
191 int mlx5_dev_set_mtu(struct rte_eth_dev *dev, uint16_t mtu);
192 int mlx5_dev_get_flow_ctrl(struct rte_eth_dev *dev,
193                            struct rte_eth_fc_conf *fc_conf);
194 int mlx5_dev_set_flow_ctrl(struct rte_eth_dev *dev,
195                            struct rte_eth_fc_conf *fc_conf);
196 int mlx5_ibv_device_to_pci_addr(const struct ibv_device *device,
197                                 struct rte_pci_addr *pci_addr);
198 void mlx5_dev_link_status_handler(void *arg);
199 void mlx5_dev_interrupt_handler(void *arg);
200 void mlx5_dev_interrupt_handler_uninstall(struct rte_eth_dev *dev);
201 void mlx5_dev_interrupt_handler_install(struct rte_eth_dev *dev);
202 int mlx5_set_link_down(struct rte_eth_dev *dev);
203 int mlx5_set_link_up(struct rte_eth_dev *dev);
204 int mlx5_is_removed(struct rte_eth_dev *dev);
205 eth_tx_burst_t mlx5_select_tx_function(struct rte_eth_dev *dev);
206 eth_rx_burst_t mlx5_select_rx_function(struct rte_eth_dev *dev);
207
208 /* mlx5_mac.c */
209
210 int mlx5_get_mac(struct rte_eth_dev *dev, uint8_t (*mac)[ETHER_ADDR_LEN]);
211 void mlx5_mac_addr_remove(struct rte_eth_dev *dev, uint32_t index);
212 int mlx5_mac_addr_add(struct rte_eth_dev *dev, struct ether_addr *mac,
213                       uint32_t index, uint32_t vmdq);
214 int mlx5_mac_addr_set(struct rte_eth_dev *dev, struct ether_addr *mac_addr);
215 int mlx5_set_mc_addr_list(struct rte_eth_dev *dev,
216                           struct ether_addr *mc_addr_set, uint32_t nb_mc_addr);
217
218 /* mlx5_rss.c */
219
220 int mlx5_rss_hash_update(struct rte_eth_dev *dev,
221                          struct rte_eth_rss_conf *rss_conf);
222 int mlx5_rss_hash_conf_get(struct rte_eth_dev *dev,
223                            struct rte_eth_rss_conf *rss_conf);
224 int mlx5_rss_reta_index_resize(struct rte_eth_dev *dev, unsigned int reta_size);
225 int mlx5_dev_rss_reta_query(struct rte_eth_dev *dev,
226                             struct rte_eth_rss_reta_entry64 *reta_conf,
227                             uint16_t reta_size);
228 int mlx5_dev_rss_reta_update(struct rte_eth_dev *dev,
229                              struct rte_eth_rss_reta_entry64 *reta_conf,
230                              uint16_t reta_size);
231
232 /* mlx5_rxmode.c */
233
234 void mlx5_promiscuous_enable(struct rte_eth_dev *dev);
235 void mlx5_promiscuous_disable(struct rte_eth_dev *dev);
236 void mlx5_allmulticast_enable(struct rte_eth_dev *dev);
237 void mlx5_allmulticast_disable(struct rte_eth_dev *dev);
238
239 /* mlx5_stats.c */
240
241 void mlx5_xstats_init(struct rte_eth_dev *dev);
242 int mlx5_stats_get(struct rte_eth_dev *dev, struct rte_eth_stats *stats);
243 void mlx5_stats_reset(struct rte_eth_dev *dev);
244 int mlx5_xstats_get(struct rte_eth_dev *dev, struct rte_eth_xstat *stats,
245                     unsigned int n);
246 void mlx5_xstats_reset(struct rte_eth_dev *dev);
247 int mlx5_xstats_get_names(struct rte_eth_dev *dev __rte_unused,
248                           struct rte_eth_xstat_name *xstats_names,
249                           unsigned int n);
250
251 /* mlx5_vlan.c */
252
253 int mlx5_vlan_filter_set(struct rte_eth_dev *dev, uint16_t vlan_id, int on);
254 void mlx5_vlan_strip_queue_set(struct rte_eth_dev *dev, uint16_t queue, int on);
255 int mlx5_vlan_offload_set(struct rte_eth_dev *dev, int mask);
256
257 /* mlx5_trigger.c */
258
259 int mlx5_dev_start(struct rte_eth_dev *dev);
260 void mlx5_dev_stop(struct rte_eth_dev *dev);
261 int mlx5_traffic_enable(struct rte_eth_dev *dev);
262 void mlx5_traffic_disable(struct rte_eth_dev *dev);
263 int mlx5_traffic_restart(struct rte_eth_dev *dev);
264
265 /* mlx5_flow.c */
266
267 unsigned int mlx5_get_max_verbs_prio(struct rte_eth_dev *dev);
268 int mlx5_flow_validate(struct rte_eth_dev *dev,
269                        const struct rte_flow_attr *attr,
270                        const struct rte_flow_item items[],
271                        const struct rte_flow_action actions[],
272                        struct rte_flow_error *error);
273 struct rte_flow *mlx5_flow_create(struct rte_eth_dev *dev,
274                                   const struct rte_flow_attr *attr,
275                                   const struct rte_flow_item items[],
276                                   const struct rte_flow_action actions[],
277                                   struct rte_flow_error *error);
278 int mlx5_flow_destroy(struct rte_eth_dev *dev, struct rte_flow *flow,
279                       struct rte_flow_error *error);
280 void mlx5_flow_list_flush(struct rte_eth_dev *dev, struct mlx5_flows *list);
281 int mlx5_flow_flush(struct rte_eth_dev *dev, struct rte_flow_error *error);
282 int mlx5_flow_query(struct rte_eth_dev *dev, struct rte_flow *flow,
283                     const struct rte_flow_action *action, void *data,
284                     struct rte_flow_error *error);
285 int mlx5_flow_isolate(struct rte_eth_dev *dev, int enable,
286                       struct rte_flow_error *error);
287 int mlx5_dev_filter_ctrl(struct rte_eth_dev *dev,
288                          enum rte_filter_type filter_type,
289                          enum rte_filter_op filter_op,
290                          void *arg);
291 int mlx5_flow_start(struct rte_eth_dev *dev, struct mlx5_flows *list);
292 void mlx5_flow_stop(struct rte_eth_dev *dev, struct mlx5_flows *list);
293 int mlx5_flow_verify(struct rte_eth_dev *dev);
294 int mlx5_ctrl_flow_vlan(struct rte_eth_dev *dev,
295                         struct rte_flow_item_eth *eth_spec,
296                         struct rte_flow_item_eth *eth_mask,
297                         struct rte_flow_item_vlan *vlan_spec,
298                         struct rte_flow_item_vlan *vlan_mask);
299 int mlx5_ctrl_flow(struct rte_eth_dev *dev,
300                    struct rte_flow_item_eth *eth_spec,
301                    struct rte_flow_item_eth *eth_mask);
302 int mlx5_flow_create_drop_queue(struct rte_eth_dev *dev);
303 void mlx5_flow_delete_drop_queue(struct rte_eth_dev *dev);
304
305 /* mlx5_socket.c */
306
307 int mlx5_socket_init(struct rte_eth_dev *priv);
308 void mlx5_socket_uninit(struct rte_eth_dev *priv);
309 void mlx5_socket_handle(struct rte_eth_dev *priv);
310 int mlx5_socket_connect(struct rte_eth_dev *priv);
311
312 /* mlx5_mr.c */
313
314 struct mlx5_mr *mlx5_mr_new(struct rte_eth_dev *dev, struct rte_mempool *mp);
315 struct mlx5_mr *mlx5_mr_get(struct rte_eth_dev *dev, struct rte_mempool *mp);
316 int mlx5_mr_release(struct mlx5_mr *mr);
317 int mlx5_mr_verify(struct rte_eth_dev *dev);
318
319 /* mlx5_nl.c */
320
321 int mlx5_nl_init(uint32_t nlgroups);
322 int mlx5_nl_mac_addr_add(struct rte_eth_dev *dev, struct ether_addr *mac,
323                          uint32_t index);
324 int mlx5_nl_mac_addr_remove(struct rte_eth_dev *dev, struct ether_addr *mac,
325                             uint32_t index);
326 void mlx5_nl_mac_addr_sync(struct rte_eth_dev *dev);
327 void mlx5_nl_mac_addr_flush(struct rte_eth_dev *dev);
328 int mlx5_nl_promisc(struct rte_eth_dev *dev, int enable);
329 int mlx5_nl_allmulti(struct rte_eth_dev *dev, int enable);
330
331 #endif /* RTE_PMD_MLX5_H_ */