net/mlx5: make push VLAN action cache thread safe
[dpdk.git] / drivers / net / mlx5 / mlx5_flow.h
1 /* SPDX-License-Identifier: BSD-3-Clause
2  * Copyright 2018 Mellanox Technologies, Ltd
3  */
4
5 #ifndef RTE_PMD_MLX5_FLOW_H_
6 #define RTE_PMD_MLX5_FLOW_H_
7
8 #include <netinet/in.h>
9 #include <sys/queue.h>
10 #include <stdalign.h>
11 #include <stdint.h>
12 #include <string.h>
13
14 #include <rte_alarm.h>
15 #include <rte_mtr.h>
16
17 #include <mlx5_glue.h>
18 #include <mlx5_prm.h>
19
20 #include "mlx5.h"
21
22 /* Private rte flow items. */
23 enum mlx5_rte_flow_item_type {
24         MLX5_RTE_FLOW_ITEM_TYPE_END = INT_MIN,
25         MLX5_RTE_FLOW_ITEM_TYPE_TAG,
26         MLX5_RTE_FLOW_ITEM_TYPE_TX_QUEUE,
27         MLX5_RTE_FLOW_ITEM_TYPE_VLAN,
28         MLX5_RTE_FLOW_ITEM_TYPE_TUNNEL,
29 };
30
31 /* Private (internal) rte flow actions. */
32 enum mlx5_rte_flow_action_type {
33         MLX5_RTE_FLOW_ACTION_TYPE_END = INT_MIN,
34         MLX5_RTE_FLOW_ACTION_TYPE_TAG,
35         MLX5_RTE_FLOW_ACTION_TYPE_MARK,
36         MLX5_RTE_FLOW_ACTION_TYPE_COPY_MREG,
37         MLX5_RTE_FLOW_ACTION_TYPE_DEFAULT_MISS,
38         MLX5_RTE_FLOW_ACTION_TYPE_SHARED_RSS,
39         MLX5_RTE_FLOW_ACTION_TYPE_TUNNEL_SET,
40 };
41
42 /* Matches on selected register. */
43 struct mlx5_rte_flow_item_tag {
44         enum modify_reg id;
45         uint32_t data;
46 };
47
48 /* Modify selected register. */
49 struct mlx5_rte_flow_action_set_tag {
50         enum modify_reg id;
51         uint32_t data;
52 };
53
54 struct mlx5_flow_action_copy_mreg {
55         enum modify_reg dst;
56         enum modify_reg src;
57 };
58
59 /* Matches on source queue. */
60 struct mlx5_rte_flow_item_tx_queue {
61         uint32_t queue;
62 };
63
64 /* Feature name to allocate metadata register. */
65 enum mlx5_feature_name {
66         MLX5_HAIRPIN_RX,
67         MLX5_HAIRPIN_TX,
68         MLX5_METADATA_RX,
69         MLX5_METADATA_TX,
70         MLX5_METADATA_FDB,
71         MLX5_FLOW_MARK,
72         MLX5_APP_TAG,
73         MLX5_COPY_MARK,
74         MLX5_MTR_COLOR,
75         MLX5_MTR_SFX,
76 };
77
78 /* Default queue number. */
79 #define MLX5_RSSQ_DEFAULT_NUM 16
80
81 #define MLX5_FLOW_LAYER_OUTER_L2 (1u << 0)
82 #define MLX5_FLOW_LAYER_OUTER_L3_IPV4 (1u << 1)
83 #define MLX5_FLOW_LAYER_OUTER_L3_IPV6 (1u << 2)
84 #define MLX5_FLOW_LAYER_OUTER_L4_UDP (1u << 3)
85 #define MLX5_FLOW_LAYER_OUTER_L4_TCP (1u << 4)
86 #define MLX5_FLOW_LAYER_OUTER_VLAN (1u << 5)
87
88 /* Pattern inner Layer bits. */
89 #define MLX5_FLOW_LAYER_INNER_L2 (1u << 6)
90 #define MLX5_FLOW_LAYER_INNER_L3_IPV4 (1u << 7)
91 #define MLX5_FLOW_LAYER_INNER_L3_IPV6 (1u << 8)
92 #define MLX5_FLOW_LAYER_INNER_L4_UDP (1u << 9)
93 #define MLX5_FLOW_LAYER_INNER_L4_TCP (1u << 10)
94 #define MLX5_FLOW_LAYER_INNER_VLAN (1u << 11)
95
96 /* Pattern tunnel Layer bits. */
97 #define MLX5_FLOW_LAYER_VXLAN (1u << 12)
98 #define MLX5_FLOW_LAYER_VXLAN_GPE (1u << 13)
99 #define MLX5_FLOW_LAYER_GRE (1u << 14)
100 #define MLX5_FLOW_LAYER_MPLS (1u << 15)
101 /* List of tunnel Layer bits continued below. */
102
103 /* General pattern items bits. */
104 #define MLX5_FLOW_ITEM_METADATA (1u << 16)
105 #define MLX5_FLOW_ITEM_PORT_ID (1u << 17)
106 #define MLX5_FLOW_ITEM_TAG (1u << 18)
107 #define MLX5_FLOW_ITEM_MARK (1u << 19)
108
109 /* Pattern MISC bits. */
110 #define MLX5_FLOW_LAYER_ICMP (1u << 20)
111 #define MLX5_FLOW_LAYER_ICMP6 (1u << 21)
112 #define MLX5_FLOW_LAYER_GRE_KEY (1u << 22)
113
114 /* Pattern tunnel Layer bits (continued). */
115 #define MLX5_FLOW_LAYER_IPIP (1u << 23)
116 #define MLX5_FLOW_LAYER_IPV6_ENCAP (1u << 24)
117 #define MLX5_FLOW_LAYER_NVGRE (1u << 25)
118 #define MLX5_FLOW_LAYER_GENEVE (1u << 26)
119
120 /* Queue items. */
121 #define MLX5_FLOW_ITEM_TX_QUEUE (1u << 27)
122
123 /* Pattern tunnel Layer bits (continued). */
124 #define MLX5_FLOW_LAYER_GTP (1u << 28)
125
126 /* Pattern eCPRI Layer bit. */
127 #define MLX5_FLOW_LAYER_ECPRI (UINT64_C(1) << 29)
128
129 /* IPv6 Fragment Extension Header bit. */
130 #define MLX5_FLOW_LAYER_OUTER_L3_IPV6_FRAG_EXT (1u << 30)
131 #define MLX5_FLOW_LAYER_INNER_L3_IPV6_FRAG_EXT (1u << 31)
132
133 /* Outer Masks. */
134 #define MLX5_FLOW_LAYER_OUTER_L3 \
135         (MLX5_FLOW_LAYER_OUTER_L3_IPV4 | MLX5_FLOW_LAYER_OUTER_L3_IPV6)
136 #define MLX5_FLOW_LAYER_OUTER_L4 \
137         (MLX5_FLOW_LAYER_OUTER_L4_UDP | MLX5_FLOW_LAYER_OUTER_L4_TCP)
138 #define MLX5_FLOW_LAYER_OUTER \
139         (MLX5_FLOW_LAYER_OUTER_L2 | MLX5_FLOW_LAYER_OUTER_L3 | \
140          MLX5_FLOW_LAYER_OUTER_L4)
141
142 /* Tunnel Masks. */
143 #define MLX5_FLOW_LAYER_TUNNEL \
144         (MLX5_FLOW_LAYER_VXLAN | MLX5_FLOW_LAYER_VXLAN_GPE | \
145          MLX5_FLOW_LAYER_GRE | MLX5_FLOW_LAYER_NVGRE | MLX5_FLOW_LAYER_MPLS | \
146          MLX5_FLOW_LAYER_IPIP | MLX5_FLOW_LAYER_IPV6_ENCAP | \
147          MLX5_FLOW_LAYER_GENEVE | MLX5_FLOW_LAYER_GTP)
148
149 /* Inner Masks. */
150 #define MLX5_FLOW_LAYER_INNER_L3 \
151         (MLX5_FLOW_LAYER_INNER_L3_IPV4 | MLX5_FLOW_LAYER_INNER_L3_IPV6)
152 #define MLX5_FLOW_LAYER_INNER_L4 \
153         (MLX5_FLOW_LAYER_INNER_L4_UDP | MLX5_FLOW_LAYER_INNER_L4_TCP)
154 #define MLX5_FLOW_LAYER_INNER \
155         (MLX5_FLOW_LAYER_INNER_L2 | MLX5_FLOW_LAYER_INNER_L3 | \
156          MLX5_FLOW_LAYER_INNER_L4)
157
158 /* Layer Masks. */
159 #define MLX5_FLOW_LAYER_L2 \
160         (MLX5_FLOW_LAYER_OUTER_L2 | MLX5_FLOW_LAYER_INNER_L2)
161 #define MLX5_FLOW_LAYER_L3_IPV4 \
162         (MLX5_FLOW_LAYER_OUTER_L3_IPV4 | MLX5_FLOW_LAYER_INNER_L3_IPV4)
163 #define MLX5_FLOW_LAYER_L3_IPV6 \
164         (MLX5_FLOW_LAYER_OUTER_L3_IPV6 | MLX5_FLOW_LAYER_INNER_L3_IPV6)
165 #define MLX5_FLOW_LAYER_L3 \
166         (MLX5_FLOW_LAYER_L3_IPV4 | MLX5_FLOW_LAYER_L3_IPV6)
167 #define MLX5_FLOW_LAYER_L4 \
168         (MLX5_FLOW_LAYER_OUTER_L4 | MLX5_FLOW_LAYER_INNER_L4)
169
170 /* Actions */
171 #define MLX5_FLOW_ACTION_DROP (1u << 0)
172 #define MLX5_FLOW_ACTION_QUEUE (1u << 1)
173 #define MLX5_FLOW_ACTION_RSS (1u << 2)
174 #define MLX5_FLOW_ACTION_FLAG (1u << 3)
175 #define MLX5_FLOW_ACTION_MARK (1u << 4)
176 #define MLX5_FLOW_ACTION_COUNT (1u << 5)
177 #define MLX5_FLOW_ACTION_PORT_ID (1u << 6)
178 #define MLX5_FLOW_ACTION_OF_POP_VLAN (1u << 7)
179 #define MLX5_FLOW_ACTION_OF_PUSH_VLAN (1u << 8)
180 #define MLX5_FLOW_ACTION_OF_SET_VLAN_VID (1u << 9)
181 #define MLX5_FLOW_ACTION_OF_SET_VLAN_PCP (1u << 10)
182 #define MLX5_FLOW_ACTION_SET_IPV4_SRC (1u << 11)
183 #define MLX5_FLOW_ACTION_SET_IPV4_DST (1u << 12)
184 #define MLX5_FLOW_ACTION_SET_IPV6_SRC (1u << 13)
185 #define MLX5_FLOW_ACTION_SET_IPV6_DST (1u << 14)
186 #define MLX5_FLOW_ACTION_SET_TP_SRC (1u << 15)
187 #define MLX5_FLOW_ACTION_SET_TP_DST (1u << 16)
188 #define MLX5_FLOW_ACTION_JUMP (1u << 17)
189 #define MLX5_FLOW_ACTION_SET_TTL (1u << 18)
190 #define MLX5_FLOW_ACTION_DEC_TTL (1u << 19)
191 #define MLX5_FLOW_ACTION_SET_MAC_SRC (1u << 20)
192 #define MLX5_FLOW_ACTION_SET_MAC_DST (1u << 21)
193 #define MLX5_FLOW_ACTION_ENCAP (1u << 22)
194 #define MLX5_FLOW_ACTION_DECAP (1u << 23)
195 #define MLX5_FLOW_ACTION_INC_TCP_SEQ (1u << 24)
196 #define MLX5_FLOW_ACTION_DEC_TCP_SEQ (1u << 25)
197 #define MLX5_FLOW_ACTION_INC_TCP_ACK (1u << 26)
198 #define MLX5_FLOW_ACTION_DEC_TCP_ACK (1u << 27)
199 #define MLX5_FLOW_ACTION_SET_TAG (1ull << 28)
200 #define MLX5_FLOW_ACTION_MARK_EXT (1ull << 29)
201 #define MLX5_FLOW_ACTION_SET_META (1ull << 30)
202 #define MLX5_FLOW_ACTION_METER (1ull << 31)
203 #define MLX5_FLOW_ACTION_SET_IPV4_DSCP (1ull << 32)
204 #define MLX5_FLOW_ACTION_SET_IPV6_DSCP (1ull << 33)
205 #define MLX5_FLOW_ACTION_AGE (1ull << 34)
206 #define MLX5_FLOW_ACTION_DEFAULT_MISS (1ull << 35)
207 #define MLX5_FLOW_ACTION_SAMPLE (1ull << 36)
208 #define MLX5_FLOW_ACTION_TUNNEL_SET (1ull << 37)
209 #define MLX5_FLOW_ACTION_TUNNEL_MATCH (1ull << 38)
210
211 #define MLX5_FLOW_FATE_ACTIONS \
212         (MLX5_FLOW_ACTION_DROP | MLX5_FLOW_ACTION_QUEUE | \
213          MLX5_FLOW_ACTION_RSS | MLX5_FLOW_ACTION_JUMP | \
214          MLX5_FLOW_ACTION_DEFAULT_MISS)
215
216 #define MLX5_FLOW_FATE_ESWITCH_ACTIONS \
217         (MLX5_FLOW_ACTION_DROP | MLX5_FLOW_ACTION_PORT_ID | \
218          MLX5_FLOW_ACTION_JUMP)
219
220
221 #define MLX5_FLOW_MODIFY_HDR_ACTIONS (MLX5_FLOW_ACTION_SET_IPV4_SRC | \
222                                       MLX5_FLOW_ACTION_SET_IPV4_DST | \
223                                       MLX5_FLOW_ACTION_SET_IPV6_SRC | \
224                                       MLX5_FLOW_ACTION_SET_IPV6_DST | \
225                                       MLX5_FLOW_ACTION_SET_TP_SRC | \
226                                       MLX5_FLOW_ACTION_SET_TP_DST | \
227                                       MLX5_FLOW_ACTION_SET_TTL | \
228                                       MLX5_FLOW_ACTION_DEC_TTL | \
229                                       MLX5_FLOW_ACTION_SET_MAC_SRC | \
230                                       MLX5_FLOW_ACTION_SET_MAC_DST | \
231                                       MLX5_FLOW_ACTION_INC_TCP_SEQ | \
232                                       MLX5_FLOW_ACTION_DEC_TCP_SEQ | \
233                                       MLX5_FLOW_ACTION_INC_TCP_ACK | \
234                                       MLX5_FLOW_ACTION_DEC_TCP_ACK | \
235                                       MLX5_FLOW_ACTION_OF_SET_VLAN_VID | \
236                                       MLX5_FLOW_ACTION_SET_TAG | \
237                                       MLX5_FLOW_ACTION_MARK_EXT | \
238                                       MLX5_FLOW_ACTION_SET_META | \
239                                       MLX5_FLOW_ACTION_SET_IPV4_DSCP | \
240                                       MLX5_FLOW_ACTION_SET_IPV6_DSCP)
241
242 #define MLX5_FLOW_VLAN_ACTIONS (MLX5_FLOW_ACTION_OF_POP_VLAN | \
243                                 MLX5_FLOW_ACTION_OF_PUSH_VLAN)
244
245 #define MLX5_FLOW_XCAP_ACTIONS (MLX5_FLOW_ACTION_ENCAP | MLX5_FLOW_ACTION_DECAP)
246
247 #ifndef IPPROTO_MPLS
248 #define IPPROTO_MPLS 137
249 #endif
250
251 /* UDP port number for MPLS */
252 #define MLX5_UDP_PORT_MPLS 6635
253
254 /* UDP port numbers for VxLAN. */
255 #define MLX5_UDP_PORT_VXLAN 4789
256 #define MLX5_UDP_PORT_VXLAN_GPE 4790
257
258 /* UDP port numbers for GENEVE. */
259 #define MLX5_UDP_PORT_GENEVE 6081
260
261 /* Priority reserved for default flows. */
262 #define MLX5_FLOW_PRIO_RSVD ((uint32_t)-1)
263
264 /*
265  * Number of sub priorities.
266  * For each kind of pattern matching i.e. L2, L3, L4 to have a correct
267  * matching on the NIC (firmware dependent) L4 most have the higher priority
268  * followed by L3 and ending with L2.
269  */
270 #define MLX5_PRIORITY_MAP_L2 2
271 #define MLX5_PRIORITY_MAP_L3 1
272 #define MLX5_PRIORITY_MAP_L4 0
273 #define MLX5_PRIORITY_MAP_MAX 3
274
275 /* Valid layer type for IPV4 RSS. */
276 #define MLX5_IPV4_LAYER_TYPES \
277         (ETH_RSS_IPV4 | ETH_RSS_FRAG_IPV4 | \
278          ETH_RSS_NONFRAG_IPV4_TCP | ETH_RSS_NONFRAG_IPV4_UDP | \
279          ETH_RSS_NONFRAG_IPV4_OTHER)
280
281 /* IBV hash source bits  for IPV4. */
282 #define MLX5_IPV4_IBV_RX_HASH (IBV_RX_HASH_SRC_IPV4 | IBV_RX_HASH_DST_IPV4)
283
284 /* Valid layer type for IPV6 RSS. */
285 #define MLX5_IPV6_LAYER_TYPES \
286         (ETH_RSS_IPV6 | ETH_RSS_FRAG_IPV6 | ETH_RSS_NONFRAG_IPV6_TCP | \
287          ETH_RSS_NONFRAG_IPV6_UDP | ETH_RSS_IPV6_EX  | ETH_RSS_IPV6_TCP_EX | \
288          ETH_RSS_IPV6_UDP_EX | ETH_RSS_NONFRAG_IPV6_OTHER)
289
290 /* IBV hash source bits  for IPV6. */
291 #define MLX5_IPV6_IBV_RX_HASH (IBV_RX_HASH_SRC_IPV6 | IBV_RX_HASH_DST_IPV6)
292
293 /* IBV hash bits for L3 SRC. */
294 #define MLX5_L3_SRC_IBV_RX_HASH (IBV_RX_HASH_SRC_IPV4 | IBV_RX_HASH_SRC_IPV6)
295
296 /* IBV hash bits for L3 DST. */
297 #define MLX5_L3_DST_IBV_RX_HASH (IBV_RX_HASH_DST_IPV4 | IBV_RX_HASH_DST_IPV6)
298
299 /* IBV hash bits for TCP. */
300 #define MLX5_TCP_IBV_RX_HASH (IBV_RX_HASH_SRC_PORT_TCP | \
301                               IBV_RX_HASH_DST_PORT_TCP)
302
303 /* IBV hash bits for UDP. */
304 #define MLX5_UDP_IBV_RX_HASH (IBV_RX_HASH_SRC_PORT_UDP | \
305                               IBV_RX_HASH_DST_PORT_UDP)
306
307 /* IBV hash bits for L4 SRC. */
308 #define MLX5_L4_SRC_IBV_RX_HASH (IBV_RX_HASH_SRC_PORT_TCP | \
309                                  IBV_RX_HASH_SRC_PORT_UDP)
310
311 /* IBV hash bits for L4 DST. */
312 #define MLX5_L4_DST_IBV_RX_HASH (IBV_RX_HASH_DST_PORT_TCP | \
313                                  IBV_RX_HASH_DST_PORT_UDP)
314
315 /* Geneve header first 16Bit */
316 #define MLX5_GENEVE_VER_MASK 0x3
317 #define MLX5_GENEVE_VER_SHIFT 14
318 #define MLX5_GENEVE_VER_VAL(a) \
319                 (((a) >> (MLX5_GENEVE_VER_SHIFT)) & (MLX5_GENEVE_VER_MASK))
320 #define MLX5_GENEVE_OPTLEN_MASK 0x3F
321 #define MLX5_GENEVE_OPTLEN_SHIFT 7
322 #define MLX5_GENEVE_OPTLEN_VAL(a) \
323             (((a) >> (MLX5_GENEVE_OPTLEN_SHIFT)) & (MLX5_GENEVE_OPTLEN_MASK))
324 #define MLX5_GENEVE_OAMF_MASK 0x1
325 #define MLX5_GENEVE_OAMF_SHIFT 7
326 #define MLX5_GENEVE_OAMF_VAL(a) \
327                 (((a) >> (MLX5_GENEVE_OAMF_SHIFT)) & (MLX5_GENEVE_OAMF_MASK))
328 #define MLX5_GENEVE_CRITO_MASK 0x1
329 #define MLX5_GENEVE_CRITO_SHIFT 6
330 #define MLX5_GENEVE_CRITO_VAL(a) \
331                 (((a) >> (MLX5_GENEVE_CRITO_SHIFT)) & (MLX5_GENEVE_CRITO_MASK))
332 #define MLX5_GENEVE_RSVD_MASK 0x3F
333 #define MLX5_GENEVE_RSVD_VAL(a) ((a) & (MLX5_GENEVE_RSVD_MASK))
334 /*
335  * The length of the Geneve options fields, expressed in four byte multiples,
336  * not including the eight byte fixed tunnel.
337  */
338 #define MLX5_GENEVE_OPT_LEN_0 14
339 #define MLX5_GENEVE_OPT_LEN_1 63
340
341 #define MLX5_ENCAPSULATION_DECISION_SIZE (sizeof(struct rte_flow_item_eth) + \
342                                           sizeof(struct rte_flow_item_ipv4))
343
344 /* IPv4 fragment_offset field contains relevant data in bits 2 to 15. */
345 #define MLX5_IPV4_FRAG_OFFSET_MASK \
346                 (RTE_IPV4_HDR_OFFSET_MASK | RTE_IPV4_HDR_MF_FLAG)
347
348 /* Specific item's fields can accept a range of values (using spec and last). */
349 #define MLX5_ITEM_RANGE_NOT_ACCEPTED    false
350 #define MLX5_ITEM_RANGE_ACCEPTED        true
351
352 /* Software header modify action numbers of a flow. */
353 #define MLX5_ACT_NUM_MDF_IPV4           1
354 #define MLX5_ACT_NUM_MDF_IPV6           4
355 #define MLX5_ACT_NUM_MDF_MAC            2
356 #define MLX5_ACT_NUM_MDF_VID            1
357 #define MLX5_ACT_NUM_MDF_PORT           2
358 #define MLX5_ACT_NUM_MDF_TTL            1
359 #define MLX5_ACT_NUM_DEC_TTL            MLX5_ACT_NUM_MDF_TTL
360 #define MLX5_ACT_NUM_MDF_TCPSEQ         1
361 #define MLX5_ACT_NUM_MDF_TCPACK         1
362 #define MLX5_ACT_NUM_SET_REG            1
363 #define MLX5_ACT_NUM_SET_TAG            1
364 #define MLX5_ACT_NUM_CPY_MREG           MLX5_ACT_NUM_SET_TAG
365 #define MLX5_ACT_NUM_SET_MARK           MLX5_ACT_NUM_SET_TAG
366 #define MLX5_ACT_NUM_SET_META           MLX5_ACT_NUM_SET_TAG
367 #define MLX5_ACT_NUM_SET_DSCP           1
368
369 enum mlx5_flow_drv_type {
370         MLX5_FLOW_TYPE_MIN,
371         MLX5_FLOW_TYPE_DV,
372         MLX5_FLOW_TYPE_VERBS,
373         MLX5_FLOW_TYPE_MAX,
374 };
375
376 /* Fate action type. */
377 enum mlx5_flow_fate_type {
378         MLX5_FLOW_FATE_NONE, /* Egress flow. */
379         MLX5_FLOW_FATE_QUEUE,
380         MLX5_FLOW_FATE_JUMP,
381         MLX5_FLOW_FATE_PORT_ID,
382         MLX5_FLOW_FATE_DROP,
383         MLX5_FLOW_FATE_DEFAULT_MISS,
384         MLX5_FLOW_FATE_MAX,
385 };
386
387 /* Matcher PRM representation */
388 struct mlx5_flow_dv_match_params {
389         size_t size;
390         /**< Size of match value. Do NOT split size and key! */
391         uint32_t buf[MLX5_ST_SZ_DW(fte_match_param)];
392         /**< Matcher value. This value is used as the mask or as a key. */
393 };
394
395 /* Matcher structure. */
396 struct mlx5_flow_dv_matcher {
397         struct mlx5_cache_entry entry; /**< Pointer to the next element. */
398         struct mlx5_flow_tbl_resource *tbl;
399         /**< Pointer to the table(group) the matcher associated with. */
400         void *matcher_object; /**< Pointer to DV matcher */
401         uint16_t crc; /**< CRC of key. */
402         uint16_t priority; /**< Priority of matcher. */
403         struct mlx5_flow_dv_match_params mask; /**< Matcher mask. */
404 };
405
406 #define MLX5_ENCAP_MAX_LEN 132
407
408 /* Encap/decap resource key of the hash organization. */
409 union mlx5_flow_encap_decap_key {
410         struct {
411                 uint32_t ft_type:8;     /**< Flow table type, Rx or Tx. */
412                 uint32_t refmt_type:8;  /**< Header reformat type. */
413                 uint32_t buf_size:8;    /**< Encap buf size. */
414                 uint32_t table_level:8; /**< Root table or not. */
415                 uint32_t cksum;         /**< Encap buf check sum. */
416         };
417         uint64_t v64;                   /**< full 64bits value of key */
418 };
419
420 /* Encap/decap resource structure. */
421 struct mlx5_flow_dv_encap_decap_resource {
422         struct mlx5_hlist_entry entry;
423         /* Pointer to next element. */
424         uint32_t refcnt; /**< Reference counter. */
425         void *action;
426         /**< Encap/decap action object. */
427         uint8_t buf[MLX5_ENCAP_MAX_LEN];
428         size_t size;
429         uint8_t reformat_type;
430         uint8_t ft_type;
431         uint64_t flags; /**< Flags for RDMA API. */
432         uint32_t idx; /**< Index for the index memory pool. */
433 };
434
435 /* Tag resource structure. */
436 struct mlx5_flow_dv_tag_resource {
437         struct mlx5_hlist_entry entry;
438         /**< hash list entry for tag resource, tag value as the key. */
439         void *action;
440         /**< Tag action object. */
441         uint32_t refcnt; /**< Reference counter. */
442         uint32_t idx; /**< Index for the index memory pool. */
443 };
444
445 /*
446  * Number of modification commands.
447  * The maximal actions amount in FW is some constant, and it is 16 in the
448  * latest releases. In some old releases, it will be limited to 8.
449  * Since there is no interface to query the capacity, the maximal value should
450  * be used to allow PMD to create the flow. The validation will be done in the
451  * lower driver layer or FW. A failure will be returned if exceeds the maximal
452  * supported actions number on the root table.
453  * On non-root tables, there is no limitation, but 32 is enough right now.
454  */
455 #define MLX5_MAX_MODIFY_NUM                     32
456 #define MLX5_ROOT_TBL_MODIFY_NUM                16
457
458 /* Modify resource structure */
459 struct mlx5_flow_dv_modify_hdr_resource {
460         struct mlx5_hlist_entry entry;
461         void *action; /**< Modify header action object. */
462         /* Key area for hash list matching: */
463         uint8_t ft_type; /**< Flow table type, Rx or Tx. */
464         uint32_t actions_num; /**< Number of modification actions. */
465         uint64_t flags; /**< Flags for RDMA API. */
466         struct mlx5_modification_cmd actions[];
467         /**< Modification actions. */
468 };
469
470 /* Modify resource key of the hash organization. */
471 union mlx5_flow_modify_hdr_key {
472         struct {
473                 uint32_t ft_type:8;     /**< Flow table type, Rx or Tx. */
474                 uint32_t actions_num:5; /**< Number of modification actions. */
475                 uint32_t group:19;      /**< Flow group id. */
476                 uint32_t cksum;         /**< Actions check sum. */
477         };
478         uint64_t v64;                   /**< full 64bits value of key */
479 };
480
481 /* Jump action resource structure. */
482 struct mlx5_flow_dv_jump_tbl_resource {
483         void *action; /**< Pointer to the rdma core action. */
484 };
485
486 /* Port ID resource structure. */
487 struct mlx5_flow_dv_port_id_action_resource {
488         struct mlx5_cache_entry entry;
489         void *action; /**< Action object. */
490         uint32_t port_id; /**< Port ID value. */
491         uint32_t idx; /**< Indexed pool memory index. */
492 };
493
494 /* Push VLAN action resource structure */
495 struct mlx5_flow_dv_push_vlan_action_resource {
496         struct mlx5_cache_entry entry; /* Cache entry. */
497         void *action; /**< Action object. */
498         uint8_t ft_type; /**< Flow table type, Rx, Tx or FDB. */
499         rte_be32_t vlan_tag; /**< VLAN tag value. */
500         uint32_t idx; /**< Indexed pool memory index. */
501 };
502
503 /* Metadata register copy table entry. */
504 struct mlx5_flow_mreg_copy_resource {
505         /*
506          * Hash list entry for copy table.
507          *  - Key is 32/64-bit MARK action ID.
508          *  - MUST be the first entry.
509          */
510         struct mlx5_hlist_entry hlist_ent;
511         LIST_ENTRY(mlx5_flow_mreg_copy_resource) next;
512         /* List entry for device flows. */
513         uint32_t idx;
514         uint32_t rix_flow; /* Built flow for copy. */
515 };
516
517 /* Table tunnel parameter. */
518 struct mlx5_flow_tbl_tunnel_prm {
519         const struct mlx5_flow_tunnel *tunnel;
520         uint32_t group_id;
521         bool external;
522 };
523
524 /* Table data structure of the hash organization. */
525 struct mlx5_flow_tbl_data_entry {
526         struct mlx5_hlist_entry entry;
527         /**< hash list entry, 64-bits key inside. */
528         struct mlx5_flow_tbl_resource tbl;
529         /**< flow table resource. */
530         struct mlx5_cache_list matchers;
531         /**< matchers' header associated with the flow table. */
532         struct mlx5_flow_dv_jump_tbl_resource jump;
533         /**< jump resource, at most one for each table created. */
534         uint32_t idx; /**< index for the indexed mempool. */
535         /**< tunnel offload */
536         const struct mlx5_flow_tunnel *tunnel;
537         uint32_t group_id;
538         bool external;
539         bool tunnel_offload; /* Tunnel offlod table or not. */
540         bool is_egress; /**< Egress table. */
541 };
542
543 /* Sub rdma-core actions list. */
544 struct mlx5_flow_sub_actions_list {
545         uint32_t actions_num; /**< Number of sample actions. */
546         uint64_t action_flags;
547         void *dr_queue_action;
548         void *dr_tag_action;
549         void *dr_cnt_action;
550         void *dr_port_id_action;
551         void *dr_encap_action;
552 };
553
554 /* Sample sub-actions resource list. */
555 struct mlx5_flow_sub_actions_idx {
556         uint32_t rix_hrxq; /**< Hash Rx queue object index. */
557         uint32_t rix_tag; /**< Index to the tag action. */
558         uint32_t cnt;
559         uint32_t rix_port_id_action; /**< Index to port ID action resource. */
560         uint32_t rix_encap_decap; /**< Index to encap/decap resource. */
561 };
562
563 /* Sample action resource structure. */
564 struct mlx5_flow_dv_sample_resource {
565         ILIST_ENTRY(uint32_t)next; /**< Pointer to next element. */
566         uint32_t refcnt; /**< Reference counter. */
567         void *verbs_action; /**< Verbs sample action object. */
568         uint8_t ft_type; /** Flow Table Type */
569         uint32_t ft_id; /** Flow Table Level */
570         uint32_t ratio;   /** Sample Ratio */
571         uint64_t set_action; /** Restore reg_c0 value */
572         void *normal_path_tbl; /** Flow Table pointer */
573         void *default_miss; /** default_miss dr_action. */
574         struct mlx5_flow_sub_actions_idx sample_idx;
575         /**< Action index resources. */
576         struct mlx5_flow_sub_actions_list sample_act;
577         /**< Action resources. */
578 };
579
580 #define MLX5_MAX_DEST_NUM       2
581
582 /* Destination array action resource structure. */
583 struct mlx5_flow_dv_dest_array_resource {
584         ILIST_ENTRY(uint32_t)next; /**< Pointer to next element. */
585         uint32_t refcnt; /**< Reference counter. */
586         uint8_t ft_type; /** Flow Table Type */
587         uint8_t num_of_dest; /**< Number of destination actions. */
588         void *action; /**< Pointer to the rdma core action. */
589         struct mlx5_flow_sub_actions_idx sample_idx[MLX5_MAX_DEST_NUM];
590         /**< Action index resources. */
591         struct mlx5_flow_sub_actions_list sample_act[MLX5_MAX_DEST_NUM];
592         /**< Action resources. */
593 };
594
595 /* Verbs specification header. */
596 struct ibv_spec_header {
597         enum ibv_flow_spec_type type;
598         uint16_t size;
599 };
600
601 /* PMD flow priority for tunnel */
602 #define MLX5_TUNNEL_PRIO_GET(rss_desc) \
603         ((rss_desc)->level >= 2 ? MLX5_PRIORITY_MAP_L2 : MLX5_PRIORITY_MAP_L4)
604
605
606 /** Device flow handle structure for DV mode only. */
607 struct mlx5_flow_handle_dv {
608         /* Flow DV api: */
609         struct mlx5_flow_dv_matcher *matcher; /**< Cache to matcher. */
610         struct mlx5_flow_dv_modify_hdr_resource *modify_hdr;
611         /**< Pointer to modify header resource in cache. */
612         uint32_t rix_encap_decap;
613         /**< Index to encap/decap resource in cache. */
614         uint32_t rix_push_vlan;
615         /**< Index to push VLAN action resource in cache. */
616         uint32_t rix_tag;
617         /**< Index to the tag action. */
618         uint32_t rix_sample;
619         /**< Index to sample action resource in cache. */
620         uint32_t rix_dest_array;
621         /**< Index to destination array resource in cache. */
622 } __rte_packed;
623
624 /** Device flow handle structure: used both for creating & destroying. */
625 struct mlx5_flow_handle {
626         SILIST_ENTRY(uint32_t)next;
627         struct mlx5_vf_vlan vf_vlan; /**< Structure for VF VLAN workaround. */
628         /**< Index to next device flow handle. */
629         uint64_t layers;
630         /**< Bit-fields of present layers, see MLX5_FLOW_LAYER_*. */
631         void *drv_flow; /**< pointer to driver flow object. */
632         uint32_t split_flow_id:28; /**< Sub flow unique match flow id. */
633         uint32_t mark:1; /**< Metadate rxq mark flag. */
634         uint32_t fate_action:3; /**< Fate action type. */
635         union {
636                 uint32_t rix_hrxq; /**< Hash Rx queue object index. */
637                 uint32_t rix_jump; /**< Index to the jump action resource. */
638                 uint32_t rix_port_id_action;
639                 /**< Index to port ID action resource. */
640                 uint32_t rix_fate;
641                 /**< Generic value indicates the fate action. */
642                 uint32_t rix_default_fate;
643                 /**< Indicates default miss fate action. */
644         };
645 #ifdef HAVE_IBV_FLOW_DV_SUPPORT
646         struct mlx5_flow_handle_dv dvh;
647 #endif
648 } __rte_packed;
649
650 /*
651  * Size for Verbs device flow handle structure only. Do not use the DV only
652  * structure in Verbs. No DV flows attributes will be accessed.
653  * Macro offsetof() could also be used here.
654  */
655 #ifdef HAVE_IBV_FLOW_DV_SUPPORT
656 #define MLX5_FLOW_HANDLE_VERBS_SIZE \
657         (sizeof(struct mlx5_flow_handle) - sizeof(struct mlx5_flow_handle_dv))
658 #else
659 #define MLX5_FLOW_HANDLE_VERBS_SIZE (sizeof(struct mlx5_flow_handle))
660 #endif
661
662 /*
663  * Max number of actions per DV flow.
664  * See CREATE_FLOW_MAX_FLOW_ACTIONS_SUPPORTED
665  * in rdma-core file providers/mlx5/verbs.c.
666  */
667 #define MLX5_DV_MAX_NUMBER_OF_ACTIONS 8
668
669 /** Device flow structure only for DV flow creation. */
670 struct mlx5_flow_dv_workspace {
671         uint32_t group; /**< The group index. */
672         uint8_t transfer; /**< 1 if the flow is E-Switch flow. */
673         int actions_n; /**< number of actions. */
674         void *actions[MLX5_DV_MAX_NUMBER_OF_ACTIONS]; /**< Action list. */
675         struct mlx5_flow_dv_encap_decap_resource *encap_decap;
676         /**< Pointer to encap/decap resource in cache. */
677         struct mlx5_flow_dv_push_vlan_action_resource *push_vlan_res;
678         /**< Pointer to push VLAN action resource in cache. */
679         struct mlx5_flow_dv_tag_resource *tag_resource;
680         /**< pointer to the tag action. */
681         struct mlx5_flow_dv_port_id_action_resource *port_id_action;
682         /**< Pointer to port ID action resource. */
683         struct mlx5_flow_dv_jump_tbl_resource *jump;
684         /**< Pointer to the jump action resource. */
685         struct mlx5_flow_dv_match_params value;
686         /**< Holds the value that the packet is compared to. */
687         struct mlx5_flow_dv_sample_resource *sample_res;
688         /**< Pointer to the sample action resource. */
689         struct mlx5_flow_dv_dest_array_resource *dest_array_res;
690         /**< Pointer to the destination array resource. */
691 };
692
693 /*
694  * Maximal Verbs flow specifications & actions size.
695  * Some elements are mutually exclusive, but enough space should be allocated.
696  * Tunnel cases: 1. Max 2 Ethernet + IP(v6 len > v4 len) + TCP/UDP headers.
697  *               2. One tunnel header (exception: GRE + MPLS),
698  *                  SPEC length: GRE == tunnel.
699  * Actions: 1. 1 Mark OR Flag.
700  *          2. 1 Drop (if any).
701  *          3. No limitation for counters, but it makes no sense to support too
702  *             many counters in a single device flow.
703  */
704 #ifdef HAVE_IBV_DEVICE_MPLS_SUPPORT
705 #define MLX5_VERBS_MAX_SPEC_SIZE \
706                 ( \
707                         (2 * (sizeof(struct ibv_flow_spec_eth) + \
708                               sizeof(struct ibv_flow_spec_ipv6) + \
709                               sizeof(struct ibv_flow_spec_tcp_udp)) + \
710                         sizeof(struct ibv_flow_spec_gre) + \
711                         sizeof(struct ibv_flow_spec_mpls)) \
712                 )
713 #else
714 #define MLX5_VERBS_MAX_SPEC_SIZE \
715                 ( \
716                         (2 * (sizeof(struct ibv_flow_spec_eth) + \
717                               sizeof(struct ibv_flow_spec_ipv6) + \
718                               sizeof(struct ibv_flow_spec_tcp_udp)) + \
719                         sizeof(struct ibv_flow_spec_tunnel)) \
720                 )
721 #endif
722
723 #if defined(HAVE_IBV_DEVICE_COUNTERS_SET_V42) || \
724         defined(HAVE_IBV_DEVICE_COUNTERS_SET_V45)
725 #define MLX5_VERBS_MAX_ACT_SIZE \
726                 ( \
727                         sizeof(struct ibv_flow_spec_action_tag) + \
728                         sizeof(struct ibv_flow_spec_action_drop) + \
729                         sizeof(struct ibv_flow_spec_counter_action) * 4 \
730                 )
731 #else
732 #define MLX5_VERBS_MAX_ACT_SIZE \
733                 ( \
734                         sizeof(struct ibv_flow_spec_action_tag) + \
735                         sizeof(struct ibv_flow_spec_action_drop) \
736                 )
737 #endif
738
739 #define MLX5_VERBS_MAX_SPEC_ACT_SIZE \
740                 (MLX5_VERBS_MAX_SPEC_SIZE + MLX5_VERBS_MAX_ACT_SIZE)
741
742 /** Device flow structure only for Verbs flow creation. */
743 struct mlx5_flow_verbs_workspace {
744         unsigned int size; /**< Size of the attribute. */
745         struct ibv_flow_attr attr; /**< Verbs flow attribute buffer. */
746         uint8_t specs[MLX5_VERBS_MAX_SPEC_ACT_SIZE];
747         /**< Specifications & actions buffer of verbs flow. */
748 };
749
750 /** Maximal number of device sub-flows supported. */
751 #define MLX5_NUM_MAX_DEV_FLOWS 32
752
753 /** Device flow structure. */
754 struct mlx5_flow {
755         struct rte_flow *flow; /**< Pointer to the main flow. */
756         uint32_t flow_idx; /**< The memory pool index to the main flow. */
757         uint64_t hash_fields; /**< Hash Rx queue hash fields. */
758         uint64_t act_flags;
759         /**< Bit-fields of detected actions, see MLX5_FLOW_ACTION_*. */
760         bool external; /**< true if the flow is created external to PMD. */
761         uint8_t ingress; /**< 1 if the flow is ingress. */
762         union {
763 #ifdef HAVE_IBV_FLOW_DV_SUPPORT
764                 struct mlx5_flow_dv_workspace dv;
765 #endif
766                 struct mlx5_flow_verbs_workspace verbs;
767         };
768         struct mlx5_flow_handle *handle;
769         uint32_t handle_idx; /* Index of the mlx5 flow handle memory. */
770         const struct mlx5_flow_tunnel *tunnel;
771 };
772
773 /* Flow meter state. */
774 #define MLX5_FLOW_METER_DISABLE 0
775 #define MLX5_FLOW_METER_ENABLE 1
776
777 #define MLX5_MAN_WIDTH 8
778 /* Modify this value if enum rte_mtr_color changes. */
779 #define RTE_MTR_DROPPED RTE_COLORS
780
781 /* Meter policer statistics */
782 struct mlx5_flow_policer_stats {
783         uint32_t cnt[RTE_COLORS + 1];
784         /**< Color counter, extra for drop. */
785         uint64_t stats_mask;
786         /**< Statistics mask for the colors. */
787 };
788
789 /* Meter table structure. */
790 struct mlx5_meter_domain_info {
791         struct mlx5_flow_tbl_resource *tbl;
792         /**< Meter table. */
793         struct mlx5_flow_tbl_resource *sfx_tbl;
794         /**< Meter suffix table. */
795         void *any_matcher;
796         /**< Meter color not match default criteria. */
797         void *color_matcher;
798         /**< Meter color match criteria. */
799         void *jump_actn;
800         /**< Meter match action. */
801         void *policer_rules[RTE_MTR_DROPPED + 1];
802         /**< Meter policer for the match. */
803 };
804
805 /* Meter table set for TX RX FDB. */
806 struct mlx5_meter_domains_infos {
807         uint32_t ref_cnt;
808         /**< Table user count. */
809         struct mlx5_meter_domain_info egress;
810         /**< TX meter table. */
811         struct mlx5_meter_domain_info ingress;
812         /**< RX meter table. */
813         struct mlx5_meter_domain_info transfer;
814         /**< FDB meter table. */
815         void *drop_actn;
816         /**< Drop action as not matched. */
817         void *count_actns[RTE_MTR_DROPPED + 1];
818         /**< Counters for match and unmatched statistics. */
819         uint32_t fmp[MLX5_ST_SZ_DW(flow_meter_parameters)];
820         /**< Flow meter parameter. */
821         size_t fmp_size;
822         /**< Flow meter parameter size. */
823         void *meter_action;
824         /**< Flow meter action. */
825 };
826
827 /* Meter parameter structure. */
828 struct mlx5_flow_meter {
829         TAILQ_ENTRY(mlx5_flow_meter) next;
830         /**< Pointer to the next flow meter structure. */
831         uint32_t idx; /* Index to meter object. */
832         uint32_t meter_id;
833         /**< Meter id. */
834         struct mlx5_flow_meter_profile *profile;
835         /**< Meter profile parameters. */
836
837         rte_spinlock_t sl; /**< Meter action spinlock. */
838
839         /** Policer actions (per meter output color). */
840         enum rte_mtr_policer_action action[RTE_COLORS];
841
842         /** Set of stats counters to be enabled.
843          * @see enum rte_mtr_stats_type
844          */
845         uint64_t stats_mask;
846
847         /**< Rule applies to ingress traffic. */
848         uint32_t ingress:1;
849
850         /**< Rule applies to egress traffic. */
851         uint32_t egress:1;
852         /**
853          * Instead of simply matching the properties of traffic as it would
854          * appear on a given DPDK port ID, enabling this attribute transfers
855          * a flow rule to the lowest possible level of any device endpoints
856          * found in the pattern.
857          *
858          * When supported, this effectively enables an application to
859          * re-route traffic not necessarily intended for it (e.g. coming
860          * from or addressed to different physical ports, VFs or
861          * applications) at the device level.
862          *
863          * It complements the behavior of some pattern items such as
864          * RTE_FLOW_ITEM_TYPE_PHY_PORT and is meaningless without them.
865          *
866          * When transferring flow rules, ingress and egress attributes keep
867          * their original meaning, as if processing traffic emitted or
868          * received by the application.
869          */
870         uint32_t transfer:1;
871         struct mlx5_meter_domains_infos *mfts;
872         /**< Flow table created for this meter. */
873         struct mlx5_flow_policer_stats policer_stats;
874         /**< Meter policer statistics. */
875         uint32_t ref_cnt;
876         /**< Use count. */
877         uint32_t active_state:1;
878         /**< Meter state. */
879         uint32_t shared:1;
880         /**< Meter shared or not. */
881 };
882
883 /* RFC2697 parameter structure. */
884 struct mlx5_flow_meter_srtcm_rfc2697_prm {
885         /* green_saturation_value = cbs_mantissa * 2^cbs_exponent */
886         uint32_t cbs_exponent:5;
887         uint32_t cbs_mantissa:8;
888         /* cir = 8G * cir_mantissa * 1/(2^cir_exponent) Bytes/Sec */
889         uint32_t cir_exponent:5;
890         uint32_t cir_mantissa:8;
891         /* yellow _saturation_value = ebs_mantissa * 2^ebs_exponent */
892         uint32_t ebs_exponent:5;
893         uint32_t ebs_mantissa:8;
894 };
895
896 /* Flow meter profile structure. */
897 struct mlx5_flow_meter_profile {
898         TAILQ_ENTRY(mlx5_flow_meter_profile) next;
899         /**< Pointer to the next flow meter structure. */
900         uint32_t meter_profile_id; /**< Profile id. */
901         struct rte_mtr_meter_profile profile; /**< Profile detail. */
902         union {
903                 struct mlx5_flow_meter_srtcm_rfc2697_prm srtcm_prm;
904                 /**< srtcm_rfc2697 struct. */
905         };
906         uint32_t ref_cnt; /**< Use count. */
907 };
908
909 /* Fdir flow structure */
910 struct mlx5_fdir_flow {
911         LIST_ENTRY(mlx5_fdir_flow) next; /* Pointer to the next element. */
912         struct mlx5_fdir *fdir; /* Pointer to fdir. */
913         uint32_t rix_flow; /* Index to flow. */
914 };
915
916 #define MLX5_MAX_TUNNELS 256
917 #define MLX5_TNL_MISS_RULE_PRIORITY 3
918 #define MLX5_TNL_MISS_FDB_JUMP_GRP  0x1234faac
919
920 /*
921  * When tunnel offload is active, all JUMP group ids are converted
922  * using the same method. That conversion is applied both to tunnel and
923  * regular rule types.
924  * Group ids used in tunnel rules are relative to it's tunnel (!).
925  * Application can create number of steer rules, using the same
926  * tunnel, with different group id in each rule.
927  * Each tunnel stores its groups internally in PMD tunnel object.
928  * Groups used in regular rules do not belong to any tunnel and are stored
929  * in tunnel hub.
930  */
931
932 struct mlx5_flow_tunnel {
933         LIST_ENTRY(mlx5_flow_tunnel) chain;
934         struct rte_flow_tunnel app_tunnel;      /** app tunnel copy */
935         uint32_t tunnel_id;                     /** unique tunnel ID */
936         uint32_t refctn;
937         struct rte_flow_action action;
938         struct rte_flow_item item;
939         struct mlx5_hlist *groups;              /** tunnel groups */
940 };
941
942 /** PMD tunnel related context */
943 struct mlx5_flow_tunnel_hub {
944         LIST_HEAD(, mlx5_flow_tunnel) tunnels;
945         struct mlx5_hlist *groups;              /** non tunnel groups */
946 };
947
948 /* convert jump group to flow table ID in tunnel rules */
949 struct tunnel_tbl_entry {
950         struct mlx5_hlist_entry hash;
951         uint32_t flow_table;
952 };
953
954 static inline uint32_t
955 tunnel_id_to_flow_tbl(uint32_t id)
956 {
957         return id | (1u << 16);
958 }
959
960 static inline uint32_t
961 tunnel_flow_tbl_to_id(uint32_t flow_tbl)
962 {
963         return flow_tbl & ~(1u << 16);
964 }
965
966 union tunnel_tbl_key {
967         uint64_t val;
968         struct {
969                 uint32_t tunnel_id;
970                 uint32_t group;
971         };
972 };
973
974 static inline struct mlx5_flow_tunnel_hub *
975 mlx5_tunnel_hub(struct rte_eth_dev *dev)
976 {
977         struct mlx5_priv *priv = dev->data->dev_private;
978         return priv->sh->tunnel_hub;
979 }
980
981 static inline bool
982 is_tunnel_offload_active(struct rte_eth_dev *dev)
983 {
984         struct mlx5_priv *priv = dev->data->dev_private;
985         return !!priv->config.dv_miss_info;
986 }
987
988 static inline bool
989 is_flow_tunnel_match_rule(__rte_unused struct rte_eth_dev *dev,
990                           __rte_unused const struct rte_flow_attr *attr,
991                           __rte_unused const struct rte_flow_item items[],
992                           __rte_unused const struct rte_flow_action actions[])
993 {
994         return (items[0].type == (typeof(items[0].type))
995                                  MLX5_RTE_FLOW_ITEM_TYPE_TUNNEL);
996 }
997
998 static inline bool
999 is_flow_tunnel_steer_rule(__rte_unused struct rte_eth_dev *dev,
1000                           __rte_unused const struct rte_flow_attr *attr,
1001                           __rte_unused const struct rte_flow_item items[],
1002                           __rte_unused const struct rte_flow_action actions[])
1003 {
1004         return (actions[0].type == (typeof(actions[0].type))
1005                                    MLX5_RTE_FLOW_ACTION_TYPE_TUNNEL_SET);
1006 }
1007
1008 static inline const struct mlx5_flow_tunnel *
1009 flow_actions_to_tunnel(const struct rte_flow_action actions[])
1010 {
1011         return actions[0].conf;
1012 }
1013
1014 static inline const struct mlx5_flow_tunnel *
1015 flow_items_to_tunnel(const struct rte_flow_item items[])
1016 {
1017         return items[0].spec;
1018 }
1019
1020 /* Flow structure. */
1021 struct rte_flow {
1022         ILIST_ENTRY(uint32_t)next; /**< Index to the next flow structure. */
1023         struct mlx5_shared_action_rss *shared_rss; /** < Shred RSS action. */
1024         uint32_t dev_handles;
1025         /**< Device flow handles that are part of the flow. */
1026         uint32_t drv_type:2; /**< Driver type. */
1027         uint32_t fdir:1; /**< Identifier of associated FDIR if any. */
1028         uint32_t tunnel:1;
1029         uint32_t meter:16; /**< Holds flow meter id. */
1030         uint32_t rix_mreg_copy;
1031         /**< Index to metadata register copy table resource. */
1032         uint32_t counter; /**< Holds flow counter. */
1033         uint32_t tunnel_id;  /**< Tunnel id */
1034 } __rte_packed;
1035
1036 /*
1037  * Define list of valid combinations of RX Hash fields
1038  * (see enum ibv_rx_hash_fields).
1039  */
1040 #define MLX5_RSS_HASH_IPV4 (IBV_RX_HASH_SRC_IPV4 | IBV_RX_HASH_DST_IPV4)
1041 #define MLX5_RSS_HASH_IPV4_TCP \
1042         (MLX5_RSS_HASH_IPV4 | \
1043          IBV_RX_HASH_SRC_PORT_TCP | IBV_RX_HASH_SRC_PORT_TCP)
1044 #define MLX5_RSS_HASH_IPV4_UDP \
1045         (MLX5_RSS_HASH_IPV4 | \
1046          IBV_RX_HASH_SRC_PORT_UDP | IBV_RX_HASH_SRC_PORT_UDP)
1047 #define MLX5_RSS_HASH_IPV6 (IBV_RX_HASH_SRC_IPV6 | IBV_RX_HASH_DST_IPV6)
1048 #define MLX5_RSS_HASH_IPV6_TCP \
1049         (MLX5_RSS_HASH_IPV6 | \
1050          IBV_RX_HASH_SRC_PORT_TCP | IBV_RX_HASH_SRC_PORT_TCP)
1051 #define MLX5_RSS_HASH_IPV6_UDP \
1052         (MLX5_RSS_HASH_IPV6 | \
1053          IBV_RX_HASH_SRC_PORT_UDP | IBV_RX_HASH_SRC_PORT_UDP)
1054 #define MLX5_RSS_HASH_NONE 0ULL
1055
1056 /* array of valid combinations of RX Hash fields for RSS */
1057 static const uint64_t mlx5_rss_hash_fields[] = {
1058         MLX5_RSS_HASH_IPV4,
1059         MLX5_RSS_HASH_IPV4_TCP,
1060         MLX5_RSS_HASH_IPV4_UDP,
1061         MLX5_RSS_HASH_IPV6,
1062         MLX5_RSS_HASH_IPV6_TCP,
1063         MLX5_RSS_HASH_IPV6_UDP,
1064         MLX5_RSS_HASH_NONE,
1065 };
1066
1067 #define MLX5_RSS_HASH_FIELDS_LEN RTE_DIM(mlx5_rss_hash_fields)
1068
1069 /* Shared RSS action structure */
1070 struct mlx5_shared_action_rss {
1071         struct rte_flow_action_rss origin; /**< Original rte RSS action. */
1072         uint8_t key[MLX5_RSS_HASH_KEY_LEN]; /**< RSS hash key. */
1073         uint16_t *queue; /**< Queue indices to use. */
1074         uint32_t hrxq[MLX5_RSS_HASH_FIELDS_LEN];
1075         /**< Hash RX queue indexes mapped to mlx5_rss_hash_fields */
1076         uint32_t hrxq_tunnel[MLX5_RSS_HASH_FIELDS_LEN];
1077         /**< Hash RX queue indexes for tunneled RSS */
1078 };
1079
1080 struct rte_flow_shared_action {
1081         LIST_ENTRY(rte_flow_shared_action) next;
1082                 /**< Pointer to the next element. */
1083         uint32_t refcnt; /**< Atomically accessed refcnt. */
1084         uint64_t type;
1085                 /**< Shared action type (see MLX5_FLOW_ACTION_SHARED_*). */
1086         union {
1087                 struct mlx5_shared_action_rss rss;
1088                         /**< Shared RSS action. */
1089         };
1090 };
1091
1092 /* Thread specific flow workspace intermediate data. */
1093 struct mlx5_flow_workspace {
1094         struct mlx5_flow flows[MLX5_NUM_MAX_DEV_FLOWS];
1095         struct mlx5_flow_rss_desc rss_desc[2];
1096         uint32_t rssq_num[2]; /* Allocated queue num in rss_desc. */
1097         int flow_idx; /* Intermediate device flow index. */
1098         int flow_nested_idx; /* Intermediate device flow index, nested. */
1099 };
1100
1101 typedef int (*mlx5_flow_validate_t)(struct rte_eth_dev *dev,
1102                                     const struct rte_flow_attr *attr,
1103                                     const struct rte_flow_item items[],
1104                                     const struct rte_flow_action actions[],
1105                                     bool external,
1106                                     int hairpin,
1107                                     struct rte_flow_error *error);
1108 typedef struct mlx5_flow *(*mlx5_flow_prepare_t)
1109         (struct rte_eth_dev *dev, const struct rte_flow_attr *attr,
1110          const struct rte_flow_item items[],
1111          const struct rte_flow_action actions[], struct rte_flow_error *error);
1112 typedef int (*mlx5_flow_translate_t)(struct rte_eth_dev *dev,
1113                                      struct mlx5_flow *dev_flow,
1114                                      const struct rte_flow_attr *attr,
1115                                      const struct rte_flow_item items[],
1116                                      const struct rte_flow_action actions[],
1117                                      struct rte_flow_error *error);
1118 typedef int (*mlx5_flow_apply_t)(struct rte_eth_dev *dev, struct rte_flow *flow,
1119                                  struct rte_flow_error *error);
1120 typedef void (*mlx5_flow_remove_t)(struct rte_eth_dev *dev,
1121                                    struct rte_flow *flow);
1122 typedef void (*mlx5_flow_destroy_t)(struct rte_eth_dev *dev,
1123                                     struct rte_flow *flow);
1124 typedef int (*mlx5_flow_query_t)(struct rte_eth_dev *dev,
1125                                  struct rte_flow *flow,
1126                                  const struct rte_flow_action *actions,
1127                                  void *data,
1128                                  struct rte_flow_error *error);
1129 typedef struct mlx5_meter_domains_infos *(*mlx5_flow_create_mtr_tbls_t)
1130                                             (struct rte_eth_dev *dev,
1131                                              const struct mlx5_flow_meter *fm);
1132 typedef int (*mlx5_flow_destroy_mtr_tbls_t)(struct rte_eth_dev *dev,
1133                                         struct mlx5_meter_domains_infos *tbls);
1134 typedef int (*mlx5_flow_create_policer_rules_t)
1135                                         (struct rte_eth_dev *dev,
1136                                          struct mlx5_flow_meter *fm,
1137                                          const struct rte_flow_attr *attr);
1138 typedef int (*mlx5_flow_destroy_policer_rules_t)
1139                                         (struct rte_eth_dev *dev,
1140                                          const struct mlx5_flow_meter *fm,
1141                                          const struct rte_flow_attr *attr);
1142 typedef uint32_t (*mlx5_flow_counter_alloc_t)
1143                                    (struct rte_eth_dev *dev);
1144 typedef void (*mlx5_flow_counter_free_t)(struct rte_eth_dev *dev,
1145                                          uint32_t cnt);
1146 typedef int (*mlx5_flow_counter_query_t)(struct rte_eth_dev *dev,
1147                                          uint32_t cnt,
1148                                          bool clear, uint64_t *pkts,
1149                                          uint64_t *bytes);
1150 typedef int (*mlx5_flow_get_aged_flows_t)
1151                                         (struct rte_eth_dev *dev,
1152                                          void **context,
1153                                          uint32_t nb_contexts,
1154                                          struct rte_flow_error *error);
1155 typedef int (*mlx5_flow_action_validate_t)
1156                                 (struct rte_eth_dev *dev,
1157                                  const struct rte_flow_shared_action_conf *conf,
1158                                  const struct rte_flow_action *action,
1159                                  struct rte_flow_error *error);
1160 typedef struct rte_flow_shared_action *(*mlx5_flow_action_create_t)
1161                                 (struct rte_eth_dev *dev,
1162                                  const struct rte_flow_shared_action_conf *conf,
1163                                  const struct rte_flow_action *action,
1164                                  struct rte_flow_error *error);
1165 typedef int (*mlx5_flow_action_destroy_t)
1166                                 (struct rte_eth_dev *dev,
1167                                  struct rte_flow_shared_action *action,
1168                                  struct rte_flow_error *error);
1169 typedef int (*mlx5_flow_action_update_t)
1170                         (struct rte_eth_dev *dev,
1171                          struct rte_flow_shared_action *action,
1172                          const void *action_conf,
1173                          struct rte_flow_error *error);
1174 typedef int (*mlx5_flow_sync_domain_t)
1175                         (struct rte_eth_dev *dev,
1176                          uint32_t domains,
1177                          uint32_t flags);
1178 struct mlx5_flow_driver_ops {
1179         mlx5_flow_validate_t validate;
1180         mlx5_flow_prepare_t prepare;
1181         mlx5_flow_translate_t translate;
1182         mlx5_flow_apply_t apply;
1183         mlx5_flow_remove_t remove;
1184         mlx5_flow_destroy_t destroy;
1185         mlx5_flow_query_t query;
1186         mlx5_flow_create_mtr_tbls_t create_mtr_tbls;
1187         mlx5_flow_destroy_mtr_tbls_t destroy_mtr_tbls;
1188         mlx5_flow_create_policer_rules_t create_policer_rules;
1189         mlx5_flow_destroy_policer_rules_t destroy_policer_rules;
1190         mlx5_flow_counter_alloc_t counter_alloc;
1191         mlx5_flow_counter_free_t counter_free;
1192         mlx5_flow_counter_query_t counter_query;
1193         mlx5_flow_get_aged_flows_t get_aged_flows;
1194         mlx5_flow_action_validate_t action_validate;
1195         mlx5_flow_action_create_t action_create;
1196         mlx5_flow_action_destroy_t action_destroy;
1197         mlx5_flow_action_update_t action_update;
1198         mlx5_flow_sync_domain_t sync_domain;
1199 };
1200
1201 /* mlx5_flow.c */
1202
1203 struct mlx5_flow_workspace *mlx5_flow_get_thread_workspace(void);
1204 __extension__
1205 struct flow_grp_info {
1206         uint64_t external:1;
1207         uint64_t transfer:1;
1208         uint64_t fdb_def_rule:1;
1209         /* force standard group translation */
1210         uint64_t std_tbl_fix:1;
1211 };
1212
1213 static inline bool
1214 tunnel_use_standard_attr_group_translate
1215                     (struct rte_eth_dev *dev,
1216                      const struct mlx5_flow_tunnel *tunnel,
1217                      const struct rte_flow_attr *attr,
1218                      const struct rte_flow_item items[],
1219                      const struct rte_flow_action actions[])
1220 {
1221         bool verdict;
1222
1223         if (!is_tunnel_offload_active(dev))
1224                 /* no tunnel offload API */
1225                 verdict = true;
1226         else if (tunnel) {
1227                 /*
1228                  * OvS will use jump to group 0 in tunnel steer rule.
1229                  * If tunnel steer rule starts from group 0 (attr.group == 0)
1230                  * that 0 group must be translated with standard method.
1231                  * attr.group == 0 in tunnel match rule translated with tunnel
1232                  * method
1233                  */
1234                 verdict = !attr->group &&
1235                           is_flow_tunnel_steer_rule(dev, attr, items, actions);
1236         } else {
1237                 /*
1238                  * non-tunnel group translation uses standard method for
1239                  * root group only: attr.group == 0
1240                  */
1241                 verdict = !attr->group;
1242         }
1243
1244         return verdict;
1245 }
1246
1247 int mlx5_flow_group_to_table(struct rte_eth_dev *dev,
1248                              const struct mlx5_flow_tunnel *tunnel,
1249                              uint32_t group, uint32_t *table,
1250                              struct flow_grp_info flags,
1251                                  struct rte_flow_error *error);
1252 uint64_t mlx5_flow_hashfields_adjust(struct mlx5_flow_rss_desc *rss_desc,
1253                                      int tunnel, uint64_t layer_types,
1254                                      uint64_t hash_fields);
1255 int mlx5_flow_discover_priorities(struct rte_eth_dev *dev);
1256 uint32_t mlx5_flow_adjust_priority(struct rte_eth_dev *dev, int32_t priority,
1257                                    uint32_t subpriority);
1258 int mlx5_flow_get_reg_id(struct rte_eth_dev *dev,
1259                                      enum mlx5_feature_name feature,
1260                                      uint32_t id,
1261                                      struct rte_flow_error *error);
1262 const struct rte_flow_action *mlx5_flow_find_action
1263                                         (const struct rte_flow_action *actions,
1264                                          enum rte_flow_action_type action);
1265 int mlx5_validate_action_rss(struct rte_eth_dev *dev,
1266                              const struct rte_flow_action *action,
1267                              struct rte_flow_error *error);
1268 int mlx5_flow_validate_action_count(struct rte_eth_dev *dev,
1269                                     const struct rte_flow_attr *attr,
1270                                     struct rte_flow_error *error);
1271 int mlx5_flow_validate_action_drop(uint64_t action_flags,
1272                                    const struct rte_flow_attr *attr,
1273                                    struct rte_flow_error *error);
1274 int mlx5_flow_validate_action_flag(uint64_t action_flags,
1275                                    const struct rte_flow_attr *attr,
1276                                    struct rte_flow_error *error);
1277 int mlx5_flow_validate_action_mark(const struct rte_flow_action *action,
1278                                    uint64_t action_flags,
1279                                    const struct rte_flow_attr *attr,
1280                                    struct rte_flow_error *error);
1281 int mlx5_flow_validate_action_queue(const struct rte_flow_action *action,
1282                                     uint64_t action_flags,
1283                                     struct rte_eth_dev *dev,
1284                                     const struct rte_flow_attr *attr,
1285                                     struct rte_flow_error *error);
1286 int mlx5_flow_validate_action_rss(const struct rte_flow_action *action,
1287                                   uint64_t action_flags,
1288                                   struct rte_eth_dev *dev,
1289                                   const struct rte_flow_attr *attr,
1290                                   uint64_t item_flags,
1291                                   struct rte_flow_error *error);
1292 int mlx5_flow_validate_action_default_miss(uint64_t action_flags,
1293                                 const struct rte_flow_attr *attr,
1294                                 struct rte_flow_error *error);
1295 int mlx5_flow_validate_attributes(struct rte_eth_dev *dev,
1296                                   const struct rte_flow_attr *attributes,
1297                                   struct rte_flow_error *error);
1298 int mlx5_flow_item_acceptable(const struct rte_flow_item *item,
1299                               const uint8_t *mask,
1300                               const uint8_t *nic_mask,
1301                               unsigned int size,
1302                               bool range_accepted,
1303                               struct rte_flow_error *error);
1304 int mlx5_flow_validate_item_eth(const struct rte_flow_item *item,
1305                                 uint64_t item_flags, bool ext_vlan_sup,
1306                                 struct rte_flow_error *error);
1307 int mlx5_flow_validate_item_gre(const struct rte_flow_item *item,
1308                                 uint64_t item_flags,
1309                                 uint8_t target_protocol,
1310                                 struct rte_flow_error *error);
1311 int mlx5_flow_validate_item_gre_key(const struct rte_flow_item *item,
1312                                     uint64_t item_flags,
1313                                     const struct rte_flow_item *gre_item,
1314                                     struct rte_flow_error *error);
1315 int mlx5_flow_validate_item_ipv4(const struct rte_flow_item *item,
1316                                  uint64_t item_flags,
1317                                  uint64_t last_item,
1318                                  uint16_t ether_type,
1319                                  const struct rte_flow_item_ipv4 *acc_mask,
1320                                  bool range_accepted,
1321                                  struct rte_flow_error *error);
1322 int mlx5_flow_validate_item_ipv6(const struct rte_flow_item *item,
1323                                  uint64_t item_flags,
1324                                  uint64_t last_item,
1325                                  uint16_t ether_type,
1326                                  const struct rte_flow_item_ipv6 *acc_mask,
1327                                  struct rte_flow_error *error);
1328 int mlx5_flow_validate_item_mpls(struct rte_eth_dev *dev,
1329                                  const struct rte_flow_item *item,
1330                                  uint64_t item_flags,
1331                                  uint64_t prev_layer,
1332                                  struct rte_flow_error *error);
1333 int mlx5_flow_validate_item_tcp(const struct rte_flow_item *item,
1334                                 uint64_t item_flags,
1335                                 uint8_t target_protocol,
1336                                 const struct rte_flow_item_tcp *flow_mask,
1337                                 struct rte_flow_error *error);
1338 int mlx5_flow_validate_item_udp(const struct rte_flow_item *item,
1339                                 uint64_t item_flags,
1340                                 uint8_t target_protocol,
1341                                 struct rte_flow_error *error);
1342 int mlx5_flow_validate_item_vlan(const struct rte_flow_item *item,
1343                                  uint64_t item_flags,
1344                                  struct rte_eth_dev *dev,
1345                                  struct rte_flow_error *error);
1346 int mlx5_flow_validate_item_vxlan(const struct rte_flow_item *item,
1347                                   uint64_t item_flags,
1348                                   struct rte_flow_error *error);
1349 int mlx5_flow_validate_item_vxlan_gpe(const struct rte_flow_item *item,
1350                                       uint64_t item_flags,
1351                                       struct rte_eth_dev *dev,
1352                                       struct rte_flow_error *error);
1353 int mlx5_flow_validate_item_icmp(const struct rte_flow_item *item,
1354                                  uint64_t item_flags,
1355                                  uint8_t target_protocol,
1356                                  struct rte_flow_error *error);
1357 int mlx5_flow_validate_item_icmp6(const struct rte_flow_item *item,
1358                                    uint64_t item_flags,
1359                                    uint8_t target_protocol,
1360                                    struct rte_flow_error *error);
1361 int mlx5_flow_validate_item_nvgre(const struct rte_flow_item *item,
1362                                   uint64_t item_flags,
1363                                   uint8_t target_protocol,
1364                                   struct rte_flow_error *error);
1365 int mlx5_flow_validate_item_geneve(const struct rte_flow_item *item,
1366                                    uint64_t item_flags,
1367                                    struct rte_eth_dev *dev,
1368                                    struct rte_flow_error *error);
1369 int mlx5_flow_validate_item_ecpri(const struct rte_flow_item *item,
1370                                   uint64_t item_flags,
1371                                   uint64_t last_item,
1372                                   uint16_t ether_type,
1373                                   const struct rte_flow_item_ecpri *acc_mask,
1374                                   struct rte_flow_error *error);
1375 struct mlx5_meter_domains_infos *mlx5_flow_create_mtr_tbls
1376                                         (struct rte_eth_dev *dev,
1377                                          const struct mlx5_flow_meter *fm);
1378 int mlx5_flow_destroy_mtr_tbls(struct rte_eth_dev *dev,
1379                                struct mlx5_meter_domains_infos *tbl);
1380 int mlx5_flow_create_policer_rules(struct rte_eth_dev *dev,
1381                                    struct mlx5_flow_meter *fm,
1382                                    const struct rte_flow_attr *attr);
1383 int mlx5_flow_destroy_policer_rules(struct rte_eth_dev *dev,
1384                                     struct mlx5_flow_meter *fm,
1385                                     const struct rte_flow_attr *attr);
1386 int mlx5_flow_meter_flush(struct rte_eth_dev *dev,
1387                           struct rte_mtr_error *error);
1388 int mlx5_flow_dv_discover_counter_offset_support(struct rte_eth_dev *dev);
1389 struct rte_flow_shared_action *mlx5_flow_get_shared_rss(struct rte_flow *flow);
1390 int mlx5_shared_action_flush(struct rte_eth_dev *dev);
1391 void mlx5_release_tunnel_hub(struct mlx5_dev_ctx_shared *sh, uint16_t port_id);
1392 int mlx5_alloc_tunnel_hub(struct mlx5_dev_ctx_shared *sh);
1393
1394 /* Hash list callbacks for flow tables: */
1395 struct mlx5_hlist_entry *flow_dv_tbl_create_cb(struct mlx5_hlist *list,
1396                                                uint64_t key, void *entry_ctx);
1397 void flow_dv_tbl_remove_cb(struct mlx5_hlist *list,
1398                            struct mlx5_hlist_entry *entry);
1399 struct mlx5_flow_tbl_resource *flow_dv_tbl_resource_get(struct rte_eth_dev *dev,
1400                 uint32_t table_id, uint8_t egress, uint8_t transfer,
1401                 bool external, const struct mlx5_flow_tunnel *tunnel,
1402                 uint32_t group_id, uint8_t dummy, struct rte_flow_error *error);
1403
1404 struct mlx5_hlist_entry *flow_dv_tag_create_cb(struct mlx5_hlist *list,
1405                                                uint64_t key, void *cb_ctx);
1406 void flow_dv_tag_remove_cb(struct mlx5_hlist *list,
1407                            struct mlx5_hlist_entry *entry);
1408
1409 int flow_dv_modify_match_cb(struct mlx5_hlist *list,
1410                             struct mlx5_hlist_entry *entry,
1411                             uint64_t key, void *cb_ctx);
1412 struct mlx5_hlist_entry *flow_dv_modify_create_cb(struct mlx5_hlist *list,
1413                                                   uint64_t key, void *ctx);
1414 void flow_dv_modify_remove_cb(struct mlx5_hlist *list,
1415                               struct mlx5_hlist_entry *entry);
1416
1417 struct mlx5_hlist_entry *flow_dv_mreg_create_cb(struct mlx5_hlist *list,
1418                                                 uint64_t key, void *ctx);
1419 void flow_dv_mreg_remove_cb(struct mlx5_hlist *list,
1420                             struct mlx5_hlist_entry *entry);
1421
1422 int flow_dv_encap_decap_match_cb(struct mlx5_hlist *list,
1423                                  struct mlx5_hlist_entry *entry,
1424                                  uint64_t key, void *cb_ctx);
1425 struct mlx5_hlist_entry *flow_dv_encap_decap_create_cb(struct mlx5_hlist *list,
1426                                 uint64_t key, void *cb_ctx);
1427 void flow_dv_encap_decap_remove_cb(struct mlx5_hlist *list,
1428                                    struct mlx5_hlist_entry *entry);
1429
1430 int flow_dv_matcher_match_cb(struct mlx5_cache_list *list,
1431                              struct mlx5_cache_entry *entry, void *ctx);
1432 struct mlx5_cache_entry *flow_dv_matcher_create_cb(struct mlx5_cache_list *list,
1433                 struct mlx5_cache_entry *entry, void *ctx);
1434 void flow_dv_matcher_remove_cb(struct mlx5_cache_list *list,
1435                                struct mlx5_cache_entry *entry);
1436
1437 int flow_dv_port_id_match_cb(struct mlx5_cache_list *list,
1438                              struct mlx5_cache_entry *entry, void *cb_ctx);
1439 struct mlx5_cache_entry *flow_dv_port_id_create_cb(struct mlx5_cache_list *list,
1440                 struct mlx5_cache_entry *entry, void *cb_ctx);
1441 void flow_dv_port_id_remove_cb(struct mlx5_cache_list *list,
1442                                struct mlx5_cache_entry *entry);
1443
1444 int flow_dv_push_vlan_match_cb(struct mlx5_cache_list *list,
1445                                struct mlx5_cache_entry *entry, void *cb_ctx);
1446 struct mlx5_cache_entry *flow_dv_push_vlan_create_cb
1447                                 (struct mlx5_cache_list *list,
1448                                  struct mlx5_cache_entry *entry, void *cb_ctx);
1449 void flow_dv_push_vlan_remove_cb(struct mlx5_cache_list *list,
1450                                  struct mlx5_cache_entry *entry);
1451
1452 #endif /* RTE_PMD_MLX5_FLOW_H_ */