net/octeontx2: fix jumbo frame flag condition for MTU
[dpdk.git] / drivers / net / octeontx2 / otx2_ethdev.h
1 /* SPDX-License-Identifier: BSD-3-Clause
2  * Copyright(C) 2019 Marvell International Ltd.
3  */
4
5 #ifndef __OTX2_ETHDEV_H__
6 #define __OTX2_ETHDEV_H__
7
8 #include <math.h>
9 #include <stdint.h>
10
11 #include <rte_common.h>
12 #include <rte_ethdev.h>
13 #include <rte_kvargs.h>
14 #include <rte_mbuf.h>
15 #include <rte_mempool.h>
16 #include <rte_security_driver.h>
17 #include <rte_string_fns.h>
18 #include <rte_time.h>
19
20 #include "otx2_common.h"
21 #include "otx2_dev.h"
22 #include "otx2_flow.h"
23 #include "otx2_irq.h"
24 #include "otx2_mempool.h"
25 #include "otx2_rx.h"
26 #include "otx2_tm.h"
27 #include "otx2_tx.h"
28
29 #define OTX2_ETH_DEV_PMD_VERSION        "1.0"
30
31 /* Ethdev HWCAP and Fixup flags. Use from MSB bits to avoid conflict with dev */
32
33 /* Minimum CQ size should be 4K */
34 #define OTX2_FIXUP_F_MIN_4K_Q           BIT_ULL(63)
35 #define otx2_ethdev_fixup_is_min_4k_q(dev)      \
36                                 ((dev)->hwcap & OTX2_FIXUP_F_MIN_4K_Q)
37 /* Limit CQ being full */
38 #define OTX2_FIXUP_F_LIMIT_CQ_FULL      BIT_ULL(62)
39 #define otx2_ethdev_fixup_is_limit_cq_full(dev) \
40                                 ((dev)->hwcap & OTX2_FIXUP_F_LIMIT_CQ_FULL)
41
42 /* Used for struct otx2_eth_dev::flags */
43 #define OTX2_LINK_CFG_IN_PROGRESS_F     BIT_ULL(0)
44
45 /* VLAN tag inserted by NIX_TX_VTAG_ACTION.
46  * In Tx space is always reserved for this in FRS.
47  */
48 #define NIX_MAX_VTAG_INS                2
49 #define NIX_MAX_VTAG_ACT_SIZE           (4 * NIX_MAX_VTAG_INS)
50
51 /* ETH_HLEN+ETH_FCS+2*VLAN_HLEN */
52 #define NIX_L2_OVERHEAD \
53         (RTE_ETHER_HDR_LEN + RTE_ETHER_CRC_LEN + 8)
54 #define NIX_L2_MAX_LEN \
55         (RTE_ETHER_MTU + NIX_L2_OVERHEAD)
56
57 /* HW config of frame size doesn't include FCS */
58 #define NIX_MAX_HW_FRS                  9212
59 #define NIX_MIN_HW_FRS                  60
60
61 /* Since HW FRS includes NPC VTAG insertion space, user has reduced FRS */
62 #define NIX_MAX_FRS     \
63         (NIX_MAX_HW_FRS + RTE_ETHER_CRC_LEN - NIX_MAX_VTAG_ACT_SIZE)
64
65 #define NIX_MIN_FRS     \
66         (NIX_MIN_HW_FRS + RTE_ETHER_CRC_LEN)
67
68 #define NIX_MAX_MTU     \
69         (NIX_MAX_FRS - NIX_L2_OVERHEAD)
70
71 #define NIX_MAX_SQB                     512
72 #define NIX_DEF_SQB                     16
73 #define NIX_MIN_SQB                     8
74 #define NIX_SQB_LIST_SPACE              2
75 #define NIX_RSS_RETA_SIZE_MAX           256
76 /* Group 0 will be used for RSS, 1 -7 will be used for rte_flow RSS action*/
77 #define NIX_RSS_GRPS                    8
78 #define NIX_HASH_KEY_SIZE               48 /* 352 Bits */
79 #define NIX_RSS_RETA_SIZE               64
80 #define NIX_RX_MIN_DESC                 16
81 #define NIX_RX_MIN_DESC_ALIGN           16
82 #define NIX_RX_NB_SEG_MAX               6
83 #define NIX_CQ_ENTRY_SZ                 128
84 #define NIX_CQ_ALIGN                    512
85 #define NIX_SQB_LOWER_THRESH            70
86 #define LMT_SLOT_MASK                   0x7f
87 #define NIX_RX_DEFAULT_RING_SZ          4096
88
89 /* If PTP is enabled additional SEND MEM DESC is required which
90  * takes 2 words, hence max 7 iova address are possible
91  */
92 #if defined(RTE_LIBRTE_IEEE1588)
93 #define NIX_TX_NB_SEG_MAX               7
94 #else
95 #define NIX_TX_NB_SEG_MAX               9
96 #endif
97
98 #define NIX_TX_MSEG_SG_DWORDS                           \
99         ((RTE_ALIGN_MUL_CEIL(NIX_TX_NB_SEG_MAX, 3) / 3) \
100          + NIX_TX_NB_SEG_MAX)
101
102 /* Apply BP/DROP when CQ is 95% full */
103 #define NIX_CQ_THRESH_LEVEL     (5 * 256 / 100)
104 #define NIX_CQ_FULL_ERRATA_SKID (1024ull * 256)
105
106 #define CQ_OP_STAT_OP_ERR       63
107 #define CQ_OP_STAT_CQ_ERR       46
108
109 #define OP_ERR                  BIT_ULL(CQ_OP_STAT_OP_ERR)
110 #define CQ_ERR                  BIT_ULL(CQ_OP_STAT_CQ_ERR)
111
112 #define CQ_CQE_THRESH_DEFAULT   0x1ULL /* IRQ triggered when
113                                         * NIX_LF_CINTX_CNT[QCOUNT]
114                                         * crosses this value
115                                         */
116 #define CQ_TIMER_THRESH_DEFAULT 0xAULL /* ~1usec i.e (0xA * 100nsec) */
117 #define CQ_TIMER_THRESH_MAX     255
118
119 #define NIX_RSS_L3_L4_SRC_DST  (ETH_RSS_L3_SRC_ONLY | ETH_RSS_L3_DST_ONLY \
120                                 | ETH_RSS_L4_SRC_ONLY | ETH_RSS_L4_DST_ONLY)
121
122 #define NIX_RSS_OFFLOAD         (ETH_RSS_PORT | ETH_RSS_IP | ETH_RSS_UDP |\
123                                  ETH_RSS_TCP | ETH_RSS_SCTP | \
124                                  ETH_RSS_TUNNEL | ETH_RSS_L2_PAYLOAD | \
125                                  NIX_RSS_L3_L4_SRC_DST | ETH_RSS_LEVEL_MASK | \
126                                  ETH_RSS_C_VLAN)
127
128 #define NIX_TX_OFFLOAD_CAPA ( \
129         DEV_TX_OFFLOAD_MBUF_FAST_FREE   | \
130         DEV_TX_OFFLOAD_MT_LOCKFREE      | \
131         DEV_TX_OFFLOAD_VLAN_INSERT      | \
132         DEV_TX_OFFLOAD_QINQ_INSERT      | \
133         DEV_TX_OFFLOAD_OUTER_IPV4_CKSUM | \
134         DEV_TX_OFFLOAD_OUTER_UDP_CKSUM  | \
135         DEV_TX_OFFLOAD_TCP_CKSUM        | \
136         DEV_TX_OFFLOAD_UDP_CKSUM        | \
137         DEV_TX_OFFLOAD_SCTP_CKSUM       | \
138         DEV_TX_OFFLOAD_TCP_TSO          | \
139         DEV_TX_OFFLOAD_VXLAN_TNL_TSO    | \
140         DEV_TX_OFFLOAD_GENEVE_TNL_TSO   | \
141         DEV_TX_OFFLOAD_GRE_TNL_TSO      | \
142         DEV_TX_OFFLOAD_MULTI_SEGS       | \
143         DEV_TX_OFFLOAD_IPV4_CKSUM)
144
145 #define NIX_RX_OFFLOAD_CAPA ( \
146         DEV_RX_OFFLOAD_CHECKSUM         | \
147         DEV_RX_OFFLOAD_SCTP_CKSUM       | \
148         DEV_RX_OFFLOAD_OUTER_IPV4_CKSUM | \
149         DEV_RX_OFFLOAD_SCATTER          | \
150         DEV_RX_OFFLOAD_JUMBO_FRAME      | \
151         DEV_RX_OFFLOAD_OUTER_UDP_CKSUM  | \
152         DEV_RX_OFFLOAD_VLAN_STRIP       | \
153         DEV_RX_OFFLOAD_VLAN_FILTER      | \
154         DEV_RX_OFFLOAD_QINQ_STRIP       | \
155         DEV_RX_OFFLOAD_TIMESTAMP        | \
156         DEV_RX_OFFLOAD_RSS_HASH)
157
158 #define NIX_DEFAULT_RSS_CTX_GROUP  0
159 #define NIX_DEFAULT_RSS_MCAM_IDX  -1
160
161 #define otx2_ethdev_is_ptp_en(dev)      ((dev)->ptp_en)
162
163 #define NIX_TIMESYNC_TX_CMD_LEN         8
164 /* Additional timesync values. */
165 #define OTX2_CYCLECOUNTER_MASK   0xffffffffffffffffULL
166
167 enum nix_q_size_e {
168         nix_q_size_16,  /* 16 entries */
169         nix_q_size_64,  /* 64 entries */
170         nix_q_size_256,
171         nix_q_size_1K,
172         nix_q_size_4K,
173         nix_q_size_16K,
174         nix_q_size_64K,
175         nix_q_size_256K,
176         nix_q_size_1M,  /* Million entries */
177         nix_q_size_max
178 };
179
180 struct otx2_qint {
181         struct rte_eth_dev *eth_dev;
182         uint8_t qintx;
183 };
184
185 struct otx2_rss_info {
186         uint64_t nix_rss;
187         uint32_t flowkey_cfg;
188         uint16_t rss_size;
189         uint8_t rss_grps;
190         uint8_t alg_idx; /* Selected algo index */
191         uint16_t ind_tbl[NIX_RSS_RETA_SIZE_MAX];
192         uint8_t key[NIX_HASH_KEY_SIZE];
193 };
194
195 struct otx2_eth_qconf {
196         union {
197                 struct rte_eth_txconf tx;
198                 struct rte_eth_rxconf rx;
199         } conf;
200         void *mempool;
201         uint32_t socket_id;
202         uint16_t nb_desc;
203         uint8_t valid;
204 };
205
206 struct otx2_fc_info {
207         enum rte_eth_fc_mode mode;  /**< Link flow control mode */
208         uint8_t rx_pause;
209         uint8_t tx_pause;
210         uint8_t chan_cnt;
211         uint16_t bpid[NIX_MAX_CHAN];
212 };
213
214 struct vlan_mkex_info {
215         struct npc_xtract_info la_xtract;
216         struct npc_xtract_info lb_xtract;
217         uint64_t lb_lt_offset;
218 };
219
220 struct mcast_entry {
221         struct rte_ether_addr mcast_mac;
222         uint16_t mcam_index;
223         TAILQ_ENTRY(mcast_entry) next;
224 };
225
226 TAILQ_HEAD(otx2_nix_mc_filter_tbl, mcast_entry);
227
228 struct vlan_entry {
229         uint32_t mcam_idx;
230         uint16_t vlan_id;
231         TAILQ_ENTRY(vlan_entry) next;
232 };
233
234 TAILQ_HEAD(otx2_vlan_filter_tbl, vlan_entry);
235
236 struct otx2_vlan_info {
237         struct otx2_vlan_filter_tbl fltr_tbl;
238         /* MKEX layer info */
239         struct mcam_entry def_tx_mcam_ent;
240         struct mcam_entry def_rx_mcam_ent;
241         struct vlan_mkex_info mkex;
242         /* Default mcam entry that matches vlan packets */
243         uint32_t def_rx_mcam_idx;
244         uint32_t def_tx_mcam_idx;
245         /* MCAM entry that matches double vlan packets */
246         uint32_t qinq_mcam_idx;
247         /* Indices of tx_vtag def registers */
248         uint32_t outer_vlan_idx;
249         uint32_t inner_vlan_idx;
250         uint16_t outer_vlan_tpid;
251         uint16_t inner_vlan_tpid;
252         uint16_t pvid;
253         /* QinQ entry allocated before default one */
254         uint8_t qinq_before_def;
255         uint8_t pvid_insert_on;
256         /* Rx vtag action type */
257         uint8_t vtag_type_idx;
258         uint8_t filter_on;
259         uint8_t strip_on;
260         uint8_t qinq_on;
261         uint8_t promisc_on;
262 };
263
264 struct otx2_eth_dev {
265         OTX2_DEV; /* Base class */
266         RTE_MARKER otx2_eth_dev_data_start;
267         uint16_t sqb_size;
268         uint16_t rx_chan_base;
269         uint16_t tx_chan_base;
270         uint8_t rx_chan_cnt;
271         uint8_t tx_chan_cnt;
272         uint8_t lso_tsov4_idx;
273         uint8_t lso_tsov6_idx;
274         uint8_t lso_base_idx;
275         uint8_t mac_addr[RTE_ETHER_ADDR_LEN];
276         uint8_t mkex_pfl_name[MKEX_NAME_LEN];
277         uint8_t max_mac_entries;
278         bool dmac_filter_enable;
279         uint8_t lf_tx_stats;
280         uint8_t lf_rx_stats;
281         uint8_t lock_rx_ctx;
282         uint8_t lock_tx_ctx;
283         uint16_t flags;
284         uint16_t cints;
285         uint16_t qints;
286         uint8_t configured;
287         uint8_t configured_qints;
288         uint8_t configured_cints;
289         uint8_t configured_nb_rx_qs;
290         uint8_t configured_nb_tx_qs;
291         uint8_t ptype_disable;
292         uint16_t nix_msixoff;
293         uintptr_t base;
294         uintptr_t lmt_addr;
295         uint16_t scalar_ena;
296         uint16_t rss_tag_as_xor;
297         uint16_t max_sqb_count;
298         uint16_t rx_offload_flags; /* Selected Rx offload flags(NIX_RX_*_F) */
299         uint64_t rx_offloads;
300         uint16_t tx_offload_flags; /* Selected Tx offload flags(NIX_TX_*_F) */
301         uint64_t tx_offloads;
302         uint64_t rx_offload_capa;
303         uint64_t tx_offload_capa;
304         struct otx2_qint qints_mem[RTE_MAX_QUEUES_PER_PORT];
305         struct otx2_qint cints_mem[RTE_MAX_QUEUES_PER_PORT];
306         uint16_t txschq[NIX_TXSCH_LVL_CNT];
307         uint16_t txschq_contig[NIX_TXSCH_LVL_CNT];
308         uint16_t txschq_index[NIX_TXSCH_LVL_CNT];
309         uint16_t txschq_contig_index[NIX_TXSCH_LVL_CNT];
310         /* Dis-contiguous queues */
311         uint16_t txschq_list[NIX_TXSCH_LVL_CNT][MAX_TXSCHQ_PER_FUNC];
312         /* Contiguous queues */
313         uint16_t txschq_contig_list[NIX_TXSCH_LVL_CNT][MAX_TXSCHQ_PER_FUNC];
314         uint16_t otx2_tm_root_lvl;
315         uint16_t link_cfg_lvl;
316         uint16_t tm_flags;
317         uint16_t tm_leaf_cnt;
318         uint64_t tm_rate_min;
319         struct otx2_nix_tm_node_list node_list;
320         struct otx2_nix_tm_shaper_profile_list shaper_profile_list;
321         struct otx2_rss_info rss_info;
322         struct otx2_fc_info fc_info;
323         uint32_t txmap[RTE_ETHDEV_QUEUE_STAT_CNTRS];
324         uint32_t rxmap[RTE_ETHDEV_QUEUE_STAT_CNTRS];
325         struct otx2_npc_flow_info npc_flow;
326         struct otx2_vlan_info vlan_info;
327         struct otx2_eth_qconf *tx_qconf;
328         struct otx2_eth_qconf *rx_qconf;
329         struct rte_eth_dev *eth_dev;
330         eth_rx_burst_t rx_pkt_burst_no_offload;
331         /* PTP counters */
332         bool ptp_en;
333         struct otx2_timesync_info tstamp;
334         struct rte_timecounter  systime_tc;
335         struct rte_timecounter  rx_tstamp_tc;
336         struct rte_timecounter  tx_tstamp_tc;
337         double clk_freq_mult;
338         uint64_t clk_delta;
339         bool mc_tbl_set;
340         struct otx2_nix_mc_filter_tbl mc_fltr_tbl;
341         bool sdp_link; /* SDP flag */
342         /* Inline IPsec params */
343         uint16_t ipsec_in_max_spi;
344         uint8_t duplex;
345         uint32_t speed;
346 } __rte_cache_aligned;
347
348 struct otx2_eth_txq {
349         uint64_t cmd[8];
350         int64_t fc_cache_pkts;
351         uint64_t *fc_mem;
352         void *lmt_addr;
353         rte_iova_t io_addr;
354         rte_iova_t fc_iova;
355         uint16_t sqes_per_sqb_log2;
356         int16_t nb_sqb_bufs_adj;
357         RTE_MARKER slow_path_start;
358         uint16_t nb_sqb_bufs;
359         uint16_t sq;
360         uint64_t offloads;
361         struct otx2_eth_dev *dev;
362         struct rte_mempool *sqb_pool;
363         struct otx2_eth_qconf qconf;
364 } __rte_cache_aligned;
365
366 struct otx2_eth_rxq {
367         uint64_t mbuf_initializer;
368         uint64_t data_off;
369         uintptr_t desc;
370         void *lookup_mem;
371         uintptr_t cq_door;
372         uint64_t wdata;
373         int64_t *cq_status;
374         uint32_t head;
375         uint32_t qmask;
376         uint32_t available;
377         uint16_t rq;
378         struct otx2_timesync_info *tstamp;
379         RTE_MARKER slow_path_start;
380         uint64_t aura;
381         uint64_t offloads;
382         uint32_t qlen;
383         struct rte_mempool *pool;
384         enum nix_q_size_e qsize;
385         struct rte_eth_dev *eth_dev;
386         struct otx2_eth_qconf qconf;
387         uint16_t cq_drop;
388 } __rte_cache_aligned;
389
390 static inline struct otx2_eth_dev *
391 otx2_eth_pmd_priv(struct rte_eth_dev *eth_dev)
392 {
393         return eth_dev->data->dev_private;
394 }
395
396 /* Ops */
397 int otx2_nix_info_get(struct rte_eth_dev *eth_dev,
398                       struct rte_eth_dev_info *dev_info);
399 int otx2_nix_dev_filter_ctrl(struct rte_eth_dev *eth_dev,
400                              enum rte_filter_type filter_type,
401                              enum rte_filter_op filter_op, void *arg);
402 int otx2_nix_fw_version_get(struct rte_eth_dev *eth_dev, char *fw_version,
403                             size_t fw_size);
404 int otx2_nix_get_module_info(struct rte_eth_dev *eth_dev,
405                              struct rte_eth_dev_module_info *modinfo);
406 int otx2_nix_get_module_eeprom(struct rte_eth_dev *eth_dev,
407                                struct rte_dev_eeprom_info *info);
408 int otx2_nix_pool_ops_supported(struct rte_eth_dev *eth_dev, const char *pool);
409 void otx2_nix_rxq_info_get(struct rte_eth_dev *eth_dev, uint16_t queue_id,
410                            struct rte_eth_rxq_info *qinfo);
411 void otx2_nix_txq_info_get(struct rte_eth_dev *eth_dev, uint16_t queue_id,
412                            struct rte_eth_txq_info *qinfo);
413 int otx2_rx_burst_mode_get(struct rte_eth_dev *dev, uint16_t queue_id,
414                            struct rte_eth_burst_mode *mode);
415 int otx2_tx_burst_mode_get(struct rte_eth_dev *dev, uint16_t queue_id,
416                            struct rte_eth_burst_mode *mode);
417 uint32_t otx2_nix_rx_queue_count(struct rte_eth_dev *eth_dev, uint16_t qidx);
418 int otx2_nix_tx_done_cleanup(void *txq, uint32_t free_cnt);
419 int otx2_nix_rx_descriptor_done(void *rxq, uint16_t offset);
420 int otx2_nix_rx_descriptor_status(void *rx_queue, uint16_t offset);
421 int otx2_nix_tx_descriptor_status(void *tx_queue, uint16_t offset);
422
423 void otx2_nix_promisc_config(struct rte_eth_dev *eth_dev, int en);
424 int otx2_nix_promisc_enable(struct rte_eth_dev *eth_dev);
425 int otx2_nix_promisc_disable(struct rte_eth_dev *eth_dev);
426 int otx2_nix_allmulticast_enable(struct rte_eth_dev *eth_dev);
427 int otx2_nix_allmulticast_disable(struct rte_eth_dev *eth_dev);
428 int otx2_nix_tx_queue_start(struct rte_eth_dev *eth_dev, uint16_t qidx);
429 int otx2_nix_tx_queue_stop(struct rte_eth_dev *eth_dev, uint16_t qidx);
430 uint64_t otx2_nix_rxq_mbuf_setup(struct otx2_eth_dev *dev, uint16_t port_id);
431
432 /* Multicast filter APIs */
433 void otx2_nix_mc_filter_init(struct otx2_eth_dev *dev);
434 void otx2_nix_mc_filter_fini(struct otx2_eth_dev *dev);
435 int otx2_nix_mc_addr_list_install(struct rte_eth_dev *eth_dev);
436 int otx2_nix_mc_addr_list_uninstall(struct rte_eth_dev *eth_dev);
437 int otx2_nix_set_mc_addr_list(struct rte_eth_dev *eth_dev,
438                               struct rte_ether_addr *mc_addr_set,
439                               uint32_t nb_mc_addr);
440
441 /* MTU */
442 int otx2_nix_mtu_set(struct rte_eth_dev *eth_dev, uint16_t mtu);
443 int otx2_nix_recalc_mtu(struct rte_eth_dev *eth_dev);
444 void otx2_nix_enable_mseg_on_jumbo(struct otx2_eth_rxq *rxq);
445
446
447 /* Link */
448 void otx2_nix_toggle_flag_link_cfg(struct otx2_eth_dev *dev, bool set);
449 int otx2_nix_link_update(struct rte_eth_dev *eth_dev, int wait_to_complete);
450 void otx2_eth_dev_link_status_update(struct otx2_dev *dev,
451                                      struct cgx_link_user_info *link);
452 int otx2_nix_dev_set_link_up(struct rte_eth_dev *eth_dev);
453 int otx2_nix_dev_set_link_down(struct rte_eth_dev *eth_dev);
454 int otx2_apply_link_speed(struct rte_eth_dev *eth_dev);
455
456 /* IRQ */
457 int otx2_nix_register_irqs(struct rte_eth_dev *eth_dev);
458 int oxt2_nix_register_queue_irqs(struct rte_eth_dev *eth_dev);
459 int oxt2_nix_register_cq_irqs(struct rte_eth_dev *eth_dev);
460 void otx2_nix_unregister_irqs(struct rte_eth_dev *eth_dev);
461 void oxt2_nix_unregister_queue_irqs(struct rte_eth_dev *eth_dev);
462 void oxt2_nix_unregister_cq_irqs(struct rte_eth_dev *eth_dev);
463 void otx2_nix_err_intr_enb_dis(struct rte_eth_dev *eth_dev, bool enb);
464 void otx2_nix_ras_intr_enb_dis(struct rte_eth_dev *eth_dev, bool enb);
465
466 int otx2_nix_rx_queue_intr_enable(struct rte_eth_dev *eth_dev,
467                                   uint16_t rx_queue_id);
468 int otx2_nix_rx_queue_intr_disable(struct rte_eth_dev *eth_dev,
469                                    uint16_t rx_queue_id);
470
471 /* Debug */
472 int otx2_nix_reg_dump(struct otx2_eth_dev *dev, uint64_t *data);
473 int otx2_nix_dev_get_reg(struct rte_eth_dev *eth_dev,
474                          struct rte_dev_reg_info *regs);
475 int otx2_nix_queues_ctx_dump(struct rte_eth_dev *eth_dev);
476 void otx2_nix_cqe_dump(const struct nix_cqe_hdr_s *cq);
477 void otx2_nix_tm_dump(struct otx2_eth_dev *dev);
478
479 /* Stats */
480 int otx2_nix_dev_stats_get(struct rte_eth_dev *eth_dev,
481                            struct rte_eth_stats *stats);
482 int otx2_nix_dev_stats_reset(struct rte_eth_dev *eth_dev);
483
484 int otx2_nix_queue_stats_mapping(struct rte_eth_dev *dev,
485                                  uint16_t queue_id, uint8_t stat_idx,
486                                  uint8_t is_rx);
487 int otx2_nix_xstats_get(struct rte_eth_dev *eth_dev,
488                         struct rte_eth_xstat *xstats, unsigned int n);
489 int otx2_nix_xstats_get_names(struct rte_eth_dev *eth_dev,
490                               struct rte_eth_xstat_name *xstats_names,
491                               unsigned int limit);
492 int otx2_nix_xstats_reset(struct rte_eth_dev *eth_dev);
493
494 int otx2_nix_xstats_get_by_id(struct rte_eth_dev *eth_dev,
495                               const uint64_t *ids,
496                               uint64_t *values, unsigned int n);
497 int otx2_nix_xstats_get_names_by_id(struct rte_eth_dev *eth_dev,
498                                     struct rte_eth_xstat_name *xstats_names,
499                                     const uint64_t *ids, unsigned int limit);
500
501 /* RSS */
502 void otx2_nix_rss_set_key(struct otx2_eth_dev *dev,
503                           uint8_t *key, uint32_t key_len);
504 uint32_t otx2_rss_ethdev_to_nix(struct otx2_eth_dev *dev,
505                                 uint64_t ethdev_rss, uint8_t rss_level);
506 int otx2_rss_set_hf(struct otx2_eth_dev *dev,
507                     uint32_t flowkey_cfg, uint8_t *alg_idx,
508                     uint8_t group, int mcam_index);
509 int otx2_nix_rss_tbl_init(struct otx2_eth_dev *dev, uint8_t group,
510                           uint16_t *ind_tbl);
511 int otx2_nix_rss_config(struct rte_eth_dev *eth_dev);
512
513 int otx2_nix_dev_reta_update(struct rte_eth_dev *eth_dev,
514                              struct rte_eth_rss_reta_entry64 *reta_conf,
515                              uint16_t reta_size);
516 int otx2_nix_dev_reta_query(struct rte_eth_dev *eth_dev,
517                             struct rte_eth_rss_reta_entry64 *reta_conf,
518                             uint16_t reta_size);
519 int otx2_nix_rss_hash_update(struct rte_eth_dev *eth_dev,
520                              struct rte_eth_rss_conf *rss_conf);
521
522 int otx2_nix_rss_hash_conf_get(struct rte_eth_dev *eth_dev,
523                                struct rte_eth_rss_conf *rss_conf);
524
525 /* CGX */
526 int otx2_cgx_rxtx_start(struct otx2_eth_dev *dev);
527 int otx2_cgx_rxtx_stop(struct otx2_eth_dev *dev);
528 int otx2_cgx_mac_addr_set(struct rte_eth_dev *eth_dev,
529                           struct rte_ether_addr *addr);
530
531 /* Flow Control */
532 int otx2_nix_flow_ctrl_init(struct rte_eth_dev *eth_dev);
533
534 int otx2_nix_flow_ctrl_get(struct rte_eth_dev *eth_dev,
535                            struct rte_eth_fc_conf *fc_conf);
536
537 int otx2_nix_flow_ctrl_set(struct rte_eth_dev *eth_dev,
538                            struct rte_eth_fc_conf *fc_conf);
539
540 int otx2_nix_rxchan_bpid_cfg(struct rte_eth_dev *eth_dev, bool enb);
541
542 int otx2_nix_update_flow_ctrl_mode(struct rte_eth_dev *eth_dev);
543
544 /* VLAN */
545 int otx2_nix_vlan_offload_init(struct rte_eth_dev *eth_dev);
546 int otx2_nix_vlan_fini(struct rte_eth_dev *eth_dev);
547 int otx2_nix_vlan_offload_set(struct rte_eth_dev *eth_dev, int mask);
548 void otx2_nix_vlan_update_promisc(struct rte_eth_dev *eth_dev, int enable);
549 int otx2_nix_vlan_filter_set(struct rte_eth_dev *eth_dev, uint16_t vlan_id,
550                              int on);
551 void otx2_nix_vlan_strip_queue_set(struct rte_eth_dev *dev,
552                                    uint16_t queue, int on);
553 int otx2_nix_vlan_tpid_set(struct rte_eth_dev *eth_dev,
554                            enum rte_vlan_type type, uint16_t tpid);
555 int otx2_nix_vlan_pvid_set(struct rte_eth_dev *dev, uint16_t vlan_id, int on);
556
557 /* Lookup configuration */
558 void *otx2_nix_fastpath_lookup_mem_get(void);
559
560 /* PTYPES */
561 const uint32_t *otx2_nix_supported_ptypes_get(struct rte_eth_dev *dev);
562 int otx2_nix_ptypes_set(struct rte_eth_dev *eth_dev, uint32_t ptype_mask);
563
564 /* Mac address handling */
565 int otx2_nix_mac_addr_set(struct rte_eth_dev *eth_dev,
566                           struct rte_ether_addr *addr);
567 int otx2_nix_mac_addr_get(struct rte_eth_dev *eth_dev, uint8_t *addr);
568 int otx2_nix_mac_addr_add(struct rte_eth_dev *eth_dev,
569                           struct rte_ether_addr *addr,
570                           uint32_t index, uint32_t pool);
571 void otx2_nix_mac_addr_del(struct rte_eth_dev *eth_dev, uint32_t index);
572 int otx2_cgx_mac_max_entries_get(struct otx2_eth_dev *dev);
573
574 /* Devargs */
575 int otx2_ethdev_parse_devargs(struct rte_devargs *devargs,
576                               struct otx2_eth_dev *dev);
577
578 /* Rx and Tx routines */
579 void otx2_eth_set_rx_function(struct rte_eth_dev *eth_dev);
580 void otx2_eth_set_tx_function(struct rte_eth_dev *eth_dev);
581 void otx2_nix_form_default_desc(struct otx2_eth_txq *txq);
582
583 /* Timesync - PTP routines */
584 int otx2_nix_timesync_enable(struct rte_eth_dev *eth_dev);
585 int otx2_nix_timesync_disable(struct rte_eth_dev *eth_dev);
586 int otx2_nix_timesync_read_rx_timestamp(struct rte_eth_dev *eth_dev,
587                                         struct timespec *timestamp,
588                                         uint32_t flags);
589 int otx2_nix_timesync_read_tx_timestamp(struct rte_eth_dev *eth_dev,
590                                         struct timespec *timestamp);
591 int otx2_nix_timesync_adjust_time(struct rte_eth_dev *eth_dev, int64_t delta);
592 int otx2_nix_timesync_write_time(struct rte_eth_dev *eth_dev,
593                                  const struct timespec *ts);
594 int otx2_nix_timesync_read_time(struct rte_eth_dev *eth_dev,
595                                 struct timespec *ts);
596 int otx2_eth_dev_ptp_info_update(struct otx2_dev *dev, bool ptp_en);
597 int otx2_nix_read_clock(struct rte_eth_dev *eth_dev, uint64_t *time);
598 int otx2_nix_raw_clock_tsc_conv(struct otx2_eth_dev *dev);
599 void otx2_nix_ptp_enable_vf(struct rte_eth_dev *eth_dev);
600
601 #endif /* __OTX2_ETHDEV_H__ */