74afed1ecc2b2ce97e2727cfd21f7a006baaebd9
[dpdk.git] / drivers / net / qede / base / common_hsi.h
1 /* SPDX-License-Identifier: BSD-3-Clause
2  * Copyright (c) 2016 - 2018 Cavium Inc.
3  * All rights reserved.
4  * www.cavium.com
5  */
6
7 #ifndef __COMMON_HSI__
8 #define __COMMON_HSI__
9 /********************************/
10 /* PROTOCOL COMMON FW CONSTANTS */
11 /********************************/
12
13 /* Temporarily here should be added to HSI automatically by resource allocation
14  * tool.
15  */
16 #define T_TEST_AGG_INT_TEMP  6
17 #define M_TEST_AGG_INT_TEMP  8
18 #define U_TEST_AGG_INT_TEMP  6
19 #define X_TEST_AGG_INT_TEMP  14
20 #define Y_TEST_AGG_INT_TEMP  4
21 #define P_TEST_AGG_INT_TEMP  4
22
23 #define X_FINAL_CLEANUP_AGG_INT  1
24
25 #define EVENT_RING_PAGE_SIZE_BYTES          4096
26
27 #define NUM_OF_GLOBAL_QUEUES                            128
28 #define COMMON_QUEUE_ENTRY_MAX_BYTE_SIZE        64
29
30 #define ISCSI_CDU_TASK_SEG_TYPE       0
31 #define FCOE_CDU_TASK_SEG_TYPE        0
32 #define RDMA_CDU_TASK_SEG_TYPE        1
33 #define ETH_CDU_TASK_SEG_TYPE         2
34
35 #define FW_ASSERT_GENERAL_ATTN_IDX    32
36
37 #define EAGLE_ENG1_WORKAROUND_NIG_FLOWCTRL_MODE 3
38
39 /* Queue Zone sizes in bytes */
40 #define TSTORM_QZONE_SIZE    8   /*tstorm_queue_zone*/
41 /*mstorm_eth_queue_zone. Used only for RX producer of VFs in backward
42  * compatibility mode.
43  */
44 #define MSTORM_QZONE_SIZE    16
45 #define USTORM_QZONE_SIZE    8   /*ustorm_queue_zone*/
46 #define XSTORM_QZONE_SIZE    8   /*xstorm_eth_queue_zone*/
47 #define YSTORM_QZONE_SIZE    0
48 #define PSTORM_QZONE_SIZE    0
49
50 /*Log of mstorm default VF zone size.*/
51 #define MSTORM_VF_ZONE_DEFAULT_SIZE_LOG       7
52 /*Maximum number of RX queues that can be allocated to VF by default*/
53 #define ETH_MAX_NUM_RX_QUEUES_PER_VF_DEFAULT  16
54 /*Maximum number of RX queues that can be allocated to VF with doubled VF zone
55  * size. Up to 96 VF supported in this mode
56  */
57 #define ETH_MAX_NUM_RX_QUEUES_PER_VF_DOUBLE   48
58 /*Maximum number of RX queues that can be allocated to VF with 4 VF zone size.
59  * Up to 48 VF supported in this mode
60  */
61 #define ETH_MAX_NUM_RX_QUEUES_PER_VF_QUAD     112
62
63 #define ETH_RGSRC_CTX_SIZE                6 /*Size in QREGS*/
64 #define ETH_TGSRC_CTX_SIZE                6 /*Size in QREGS*/
65 /********************************/
66 /* CORE (LIGHT L2) FW CONSTANTS */
67 /********************************/
68
69 #define CORE_LL2_MAX_RAMROD_PER_CON                             8
70 #define CORE_LL2_TX_BD_PAGE_SIZE_BYTES                  4096
71 #define CORE_LL2_RX_BD_PAGE_SIZE_BYTES                  4096
72 #define CORE_LL2_RX_CQE_PAGE_SIZE_BYTES                 4096
73 #define CORE_LL2_RX_NUM_NEXT_PAGE_BDS                   1
74
75 #define CORE_LL2_TX_MAX_BDS_PER_PACKET                          12
76
77 #define CORE_SPQE_PAGE_SIZE_BYTES                       4096
78
79 /* Number of LL2 RAM based (RX producers and statistics) queues */
80 #define MAX_NUM_LL2_RX_RAM_QUEUES               32
81 /* Number of LL2 context based (RX producers and statistics) queues */
82 #define MAX_NUM_LL2_RX_CTX_QUEUES               208
83 #define MAX_NUM_LL2_RX_QUEUES (MAX_NUM_LL2_RX_RAM_QUEUES + \
84                                MAX_NUM_LL2_RX_CTX_QUEUES)
85
86 #define MAX_NUM_LL2_TX_STATS_COUNTERS                   48
87
88
89 /****************************************************************************/
90 /* Include firmware version number only- do not add constants here to avoid */
91 /* redundunt compilations                                                   */
92 /****************************************************************************/
93
94
95 #define FW_MAJOR_VERSION        8
96 #define FW_MINOR_VERSION                40
97 #define FW_REVISION_VERSION             25
98 #define FW_ENGINEERING_VERSION  0
99
100 /***********************/
101 /* COMMON HW CONSTANTS */
102 /***********************/
103
104 /* PCI functions */
105 #define MAX_NUM_PORTS_BB        (2)
106 #define MAX_NUM_PORTS_K2        (4)
107 #define MAX_NUM_PORTS           (MAX_NUM_PORTS_K2)
108
109 #define MAX_NUM_PFS_BB          (8)
110 #define MAX_NUM_PFS_K2          (16)
111 #define MAX_NUM_PFS             (MAX_NUM_PFS_K2)
112 #define MAX_NUM_OF_PFS_IN_CHIP  (16) /* On both engines */
113
114 #define MAX_NUM_VFS_BB          (120)
115 #define MAX_NUM_VFS_K2          (192)
116 #define COMMON_MAX_NUM_VFS      (MAX_NUM_VFS_K2)
117
118 #define MAX_NUM_FUNCTIONS_BB    (MAX_NUM_PFS_BB + MAX_NUM_VFS_BB)
119 #define MAX_NUM_FUNCTIONS_K2    (MAX_NUM_PFS_K2 + MAX_NUM_VFS_K2)
120
121 /* in both BB and K2, the VF number starts from 16. so for arrays containing all
122  * possible PFs and VFs - we need a constant for this size
123  */
124 #define MAX_FUNCTION_NUMBER_BB      (MAX_NUM_PFS + MAX_NUM_VFS_BB)
125 #define MAX_FUNCTION_NUMBER_K2      (MAX_NUM_PFS + MAX_NUM_VFS_K2)
126 #define COMMON_MAX_FUNCTION_NUMBER  (MAX_NUM_PFS + MAX_NUM_VFS_K2)
127
128 #define MAX_NUM_VPORTS_K2       (208)
129 #define MAX_NUM_VPORTS_BB       (160)
130 #define COMMON_MAX_NUM_VPORTS   (MAX_NUM_VPORTS_K2)
131
132 #define MAX_NUM_L2_QUEUES_BB    (256)
133 #define MAX_NUM_L2_QUEUES_K2    (320)
134
135 #define FW_LOWEST_CONSUMEDDMAE_CHANNEL   (26)
136
137 /* Traffic classes in network-facing blocks (PBF, BTB, NIG, BRB, PRS and QM) */
138 #define NUM_PHYS_TCS_4PORT_K2     4
139 #define NUM_OF_PHYS_TCS           8
140 #define PURE_LB_TC                NUM_OF_PHYS_TCS
141 #define NUM_TCS_4PORT_K2          (NUM_PHYS_TCS_4PORT_K2 + 1)
142 #define NUM_OF_TCS                (NUM_OF_PHYS_TCS + 1)
143
144 /* CIDs */
145 #define NUM_OF_CONNECTION_TYPES (8)
146 #define NUM_OF_TASK_TYPES       (8)
147 #define NUM_OF_LCIDS            (320)
148
149 /* Global PXP windows (GTT) */
150 #define NUM_OF_GTT          19
151 #define GTT_DWORD_SIZE_BITS 10
152 #define GTT_BYTE_SIZE_BITS  (GTT_DWORD_SIZE_BITS + 2)
153 #define GTT_DWORD_SIZE      (1 << GTT_DWORD_SIZE_BITS)
154
155 /* Tools Version */
156 #define TOOLS_VERSION 10
157 /*****************/
158 /* CDU CONSTANTS */
159 /*****************/
160
161 #define CDU_SEG_TYPE_OFFSET_REG_TYPE_SHIFT              (17)
162 #define CDU_SEG_TYPE_OFFSET_REG_OFFSET_MASK             (0x1ffff)
163
164 #define CDU_VF_FL_SEG_TYPE_OFFSET_REG_TYPE_SHIFT        (12)
165 #define CDU_VF_FL_SEG_TYPE_OFFSET_REG_OFFSET_MASK       (0xfff)
166
167 #define CDU_CONTEXT_VALIDATION_CFG_ENABLE_SHIFT                         (0)
168 #define CDU_CONTEXT_VALIDATION_CFG_VALIDATION_TYPE_SHIFT        (1)
169 #define CDU_CONTEXT_VALIDATION_CFG_USE_TYPE                             (2)
170 #define CDU_CONTEXT_VALIDATION_CFG_USE_REGION                           (3)
171 #define CDU_CONTEXT_VALIDATION_CFG_USE_CID                              (4)
172 #define CDU_CONTEXT_VALIDATION_CFG_USE_ACTIVE                           (5)
173
174 /*enabled, type A, use all */
175 #define CDU_CONTEXT_VALIDATION_DEFAULT_CFG                              (0x3D)
176
177 /*****************/
178 /* DQ CONSTANTS  */
179 /*****************/
180
181 /* DEMS */
182 #define DQ_DEMS_LEGACY                  0
183 #define DQ_DEMS_TOE_MORE_TO_SEND                        3
184 #define DQ_DEMS_TOE_LOCAL_ADV_WND                       4
185 #define DQ_DEMS_ROCE_CQ_CONS                            7
186
187 /* XCM agg val selection (HW) */
188 #define DQ_XCM_AGG_VAL_SEL_WORD2  0
189 #define DQ_XCM_AGG_VAL_SEL_WORD3  1
190 #define DQ_XCM_AGG_VAL_SEL_WORD4  2
191 #define DQ_XCM_AGG_VAL_SEL_WORD5  3
192 #define DQ_XCM_AGG_VAL_SEL_REG3   4
193 #define DQ_XCM_AGG_VAL_SEL_REG4   5
194 #define DQ_XCM_AGG_VAL_SEL_REG5   6
195 #define DQ_XCM_AGG_VAL_SEL_REG6   7
196
197 /* XCM agg val selection (FW) */
198 #define DQ_XCM_ETH_EDPM_NUM_BDS_CMD \
199         DQ_XCM_AGG_VAL_SEL_WORD2
200 #define DQ_XCM_ETH_TX_BD_CONS_CMD \
201         DQ_XCM_AGG_VAL_SEL_WORD3
202 #define DQ_XCM_CORE_TX_BD_CONS_CMD \
203         DQ_XCM_AGG_VAL_SEL_WORD3
204 #define DQ_XCM_ETH_TX_BD_PROD_CMD \
205         DQ_XCM_AGG_VAL_SEL_WORD4
206 #define DQ_XCM_CORE_TX_BD_PROD_CMD \
207         DQ_XCM_AGG_VAL_SEL_WORD4
208 #define DQ_XCM_CORE_SPQ_PROD_CMD \
209         DQ_XCM_AGG_VAL_SEL_WORD4
210 #define DQ_XCM_ETH_GO_TO_BD_CONS_CMD            DQ_XCM_AGG_VAL_SEL_WORD5
211 #define DQ_XCM_FCOE_SQ_CONS_CMD             DQ_XCM_AGG_VAL_SEL_WORD3
212 #define DQ_XCM_FCOE_SQ_PROD_CMD             DQ_XCM_AGG_VAL_SEL_WORD4
213 #define DQ_XCM_FCOE_X_FERQ_PROD_CMD         DQ_XCM_AGG_VAL_SEL_WORD5
214 #define DQ_XCM_ISCSI_SQ_CONS_CMD            DQ_XCM_AGG_VAL_SEL_WORD3
215 #define DQ_XCM_ISCSI_SQ_PROD_CMD            DQ_XCM_AGG_VAL_SEL_WORD4
216 #define DQ_XCM_ISCSI_MORE_TO_SEND_SEQ_CMD   DQ_XCM_AGG_VAL_SEL_REG3
217 #define DQ_XCM_ISCSI_EXP_STAT_SN_CMD        DQ_XCM_AGG_VAL_SEL_REG6
218 #define DQ_XCM_ROCE_SQ_PROD_CMD             DQ_XCM_AGG_VAL_SEL_WORD4
219 #define DQ_XCM_TOE_TX_BD_PROD_CMD           DQ_XCM_AGG_VAL_SEL_WORD4
220 #define DQ_XCM_TOE_MORE_TO_SEND_SEQ_CMD     DQ_XCM_AGG_VAL_SEL_REG3
221 #define DQ_XCM_TOE_LOCAL_ADV_WND_SEQ_CMD    DQ_XCM_AGG_VAL_SEL_REG4
222 #define DQ_XCM_ROCE_ACK_EDPM_DORQ_SEQ_CMD   DQ_XCM_AGG_VAL_SEL_WORD5
223
224 /* UCM agg val selection (HW) */
225 #define DQ_UCM_AGG_VAL_SEL_WORD0  0
226 #define DQ_UCM_AGG_VAL_SEL_WORD1  1
227 #define DQ_UCM_AGG_VAL_SEL_WORD2  2
228 #define DQ_UCM_AGG_VAL_SEL_WORD3  3
229 #define DQ_UCM_AGG_VAL_SEL_REG0   4
230 #define DQ_UCM_AGG_VAL_SEL_REG1   5
231 #define DQ_UCM_AGG_VAL_SEL_REG2   6
232 #define DQ_UCM_AGG_VAL_SEL_REG3   7
233
234 /* UCM agg val selection (FW) */
235 #define DQ_UCM_ETH_PMD_TX_CONS_CMD                      DQ_UCM_AGG_VAL_SEL_WORD2
236 #define DQ_UCM_ETH_PMD_RX_CONS_CMD                      DQ_UCM_AGG_VAL_SEL_WORD3
237 #define DQ_UCM_ROCE_CQ_CONS_CMD                         DQ_UCM_AGG_VAL_SEL_REG0
238 #define DQ_UCM_ROCE_CQ_PROD_CMD                         DQ_UCM_AGG_VAL_SEL_REG2
239
240 /* TCM agg val selection (HW) */
241 #define DQ_TCM_AGG_VAL_SEL_WORD0  0
242 #define DQ_TCM_AGG_VAL_SEL_WORD1  1
243 #define DQ_TCM_AGG_VAL_SEL_WORD2  2
244 #define DQ_TCM_AGG_VAL_SEL_WORD3  3
245 #define DQ_TCM_AGG_VAL_SEL_REG1   4
246 #define DQ_TCM_AGG_VAL_SEL_REG2   5
247 #define DQ_TCM_AGG_VAL_SEL_REG6   6
248 #define DQ_TCM_AGG_VAL_SEL_REG9   7
249
250 /* TCM agg val selection (FW) */
251 #define DQ_TCM_L2B_BD_PROD_CMD                          DQ_TCM_AGG_VAL_SEL_WORD1
252 #define DQ_TCM_ROCE_RQ_PROD_CMD                         DQ_TCM_AGG_VAL_SEL_WORD0
253
254 /* XCM agg counter flag selection (HW) */
255 #define DQ_XCM_AGG_FLG_SHIFT_BIT14  0
256 #define DQ_XCM_AGG_FLG_SHIFT_BIT15  1
257 #define DQ_XCM_AGG_FLG_SHIFT_CF12   2
258 #define DQ_XCM_AGG_FLG_SHIFT_CF13   3
259 #define DQ_XCM_AGG_FLG_SHIFT_CF18   4
260 #define DQ_XCM_AGG_FLG_SHIFT_CF19   5
261 #define DQ_XCM_AGG_FLG_SHIFT_CF22   6
262 #define DQ_XCM_AGG_FLG_SHIFT_CF23   7
263
264 /* XCM agg counter flag selection (FW) */
265 #define DQ_XCM_ETH_DQ_CF_CMD            (1 << \
266                                         DQ_XCM_AGG_FLG_SHIFT_CF18)
267 #define DQ_XCM_CORE_DQ_CF_CMD           (1 << \
268                                         DQ_XCM_AGG_FLG_SHIFT_CF18)
269 #define DQ_XCM_ETH_TERMINATE_CMD        (1 << \
270                                         DQ_XCM_AGG_FLG_SHIFT_CF19)
271 #define DQ_XCM_CORE_TERMINATE_CMD       (1 << \
272                                         DQ_XCM_AGG_FLG_SHIFT_CF19)
273 #define DQ_XCM_ETH_SLOW_PATH_CMD        (1 << \
274                                         DQ_XCM_AGG_FLG_SHIFT_CF22)
275 #define DQ_XCM_CORE_SLOW_PATH_CMD       (1 << \
276                                         DQ_XCM_AGG_FLG_SHIFT_CF22)
277 #define DQ_XCM_ETH_TPH_EN_CMD           (1 << \
278                                         DQ_XCM_AGG_FLG_SHIFT_CF23)
279 #define DQ_XCM_FCOE_SLOW_PATH_CMD           (1 << DQ_XCM_AGG_FLG_SHIFT_CF22)
280 #define DQ_XCM_ISCSI_DQ_FLUSH_CMD           (1 << DQ_XCM_AGG_FLG_SHIFT_CF19)
281 #define DQ_XCM_ISCSI_SLOW_PATH_CMD          (1 << DQ_XCM_AGG_FLG_SHIFT_CF22)
282 #define DQ_XCM_ISCSI_PROC_ONLY_CLEANUP_CMD  (1 << DQ_XCM_AGG_FLG_SHIFT_CF23)
283 #define DQ_XCM_TOE_DQ_FLUSH_CMD             (1 << DQ_XCM_AGG_FLG_SHIFT_CF19)
284 #define DQ_XCM_TOE_SLOW_PATH_CMD            (1 << DQ_XCM_AGG_FLG_SHIFT_CF22)
285
286 /* UCM agg counter flag selection (HW) */
287 #define DQ_UCM_AGG_FLG_SHIFT_CF0       0
288 #define DQ_UCM_AGG_FLG_SHIFT_CF1       1
289 #define DQ_UCM_AGG_FLG_SHIFT_CF3       2
290 #define DQ_UCM_AGG_FLG_SHIFT_CF4       3
291 #define DQ_UCM_AGG_FLG_SHIFT_CF5       4
292 #define DQ_UCM_AGG_FLG_SHIFT_CF6       5
293 #define DQ_UCM_AGG_FLG_SHIFT_RULE0EN   6
294 #define DQ_UCM_AGG_FLG_SHIFT_RULE1EN   7
295
296 /* UCM agg counter flag selection (FW) */
297 #define DQ_UCM_NVMF_NEW_CQE_CF_CMD          (1 << DQ_UCM_AGG_FLG_SHIFT_CF1)
298 #define DQ_UCM_ETH_PMD_TX_ARM_CMD           (1 << DQ_UCM_AGG_FLG_SHIFT_CF4)
299 #define DQ_UCM_ETH_PMD_RX_ARM_CMD           (1 << DQ_UCM_AGG_FLG_SHIFT_CF5)
300 #define DQ_UCM_ROCE_CQ_ARM_SE_CF_CMD        (1 << DQ_UCM_AGG_FLG_SHIFT_CF4)
301 #define DQ_UCM_ROCE_CQ_ARM_CF_CMD           (1 << DQ_UCM_AGG_FLG_SHIFT_CF5)
302 #define DQ_UCM_TOE_TIMER_STOP_ALL_CMD       (1 << DQ_UCM_AGG_FLG_SHIFT_CF3)
303 #define DQ_UCM_TOE_SLOW_PATH_CF_CMD         (1 << DQ_UCM_AGG_FLG_SHIFT_CF4)
304 #define DQ_UCM_TOE_DQ_CF_CMD                (1 << DQ_UCM_AGG_FLG_SHIFT_CF5)
305
306 /* TCM agg counter flag selection (HW) */
307 #define DQ_TCM_AGG_FLG_SHIFT_CF0  0
308 #define DQ_TCM_AGG_FLG_SHIFT_CF1  1
309 #define DQ_TCM_AGG_FLG_SHIFT_CF2  2
310 #define DQ_TCM_AGG_FLG_SHIFT_CF3  3
311 #define DQ_TCM_AGG_FLG_SHIFT_CF4  4
312 #define DQ_TCM_AGG_FLG_SHIFT_CF5  5
313 #define DQ_TCM_AGG_FLG_SHIFT_CF6  6
314 #define DQ_TCM_AGG_FLG_SHIFT_CF7  7
315
316 /* TCM agg counter flag selection (FW) */
317 #define DQ_TCM_FCOE_FLUSH_Q0_CMD            (1 << DQ_TCM_AGG_FLG_SHIFT_CF1)
318 #define DQ_TCM_FCOE_DUMMY_TIMER_CMD         (1 << DQ_TCM_AGG_FLG_SHIFT_CF2)
319 #define DQ_TCM_FCOE_TIMER_STOP_ALL_CMD      (1 << DQ_TCM_AGG_FLG_SHIFT_CF3)
320 #define DQ_TCM_ISCSI_FLUSH_Q0_CMD           (1 << DQ_TCM_AGG_FLG_SHIFT_CF1)
321 #define DQ_TCM_ISCSI_TIMER_STOP_ALL_CMD     (1 << DQ_TCM_AGG_FLG_SHIFT_CF3)
322 #define DQ_TCM_TOE_FLUSH_Q0_CMD             (1 << DQ_TCM_AGG_FLG_SHIFT_CF1)
323 #define DQ_TCM_TOE_TIMER_STOP_ALL_CMD       (1 << DQ_TCM_AGG_FLG_SHIFT_CF3)
324 #define DQ_TCM_IWARP_POST_RQ_CF_CMD         (1 << DQ_TCM_AGG_FLG_SHIFT_CF1)
325
326 /* PWM address mapping */
327 #define DQ_PWM_OFFSET_DPM_BASE                          0x0
328 #define DQ_PWM_OFFSET_DPM_END                           0x27
329 #define DQ_PWM_OFFSET_XCM32_24ICID_BASE         0x28
330 #define DQ_PWM_OFFSET_UCM32_24ICID_BASE         0x30
331 #define DQ_PWM_OFFSET_TCM32_24ICID_BASE         0x38
332 #define DQ_PWM_OFFSET_XCM16_BASE                        0x40
333 #define DQ_PWM_OFFSET_XCM32_BASE                        0x44
334 #define DQ_PWM_OFFSET_UCM16_BASE                        0x48
335 #define DQ_PWM_OFFSET_UCM32_BASE                        0x4C
336 #define DQ_PWM_OFFSET_UCM16_4                           0x50
337 #define DQ_PWM_OFFSET_TCM16_BASE                        0x58
338 #define DQ_PWM_OFFSET_TCM32_BASE                        0x5C
339 #define DQ_PWM_OFFSET_XCM_FLAGS                         0x68
340 #define DQ_PWM_OFFSET_UCM_FLAGS                         0x69
341 #define DQ_PWM_OFFSET_TCM_FLAGS                         0x6B
342
343 #define DQ_PWM_OFFSET_XCM_RDMA_SQ_PROD          (DQ_PWM_OFFSET_XCM16_BASE + 2)
344 #define DQ_PWM_OFFSET_UCM_RDMA_CQ_CONS_32BIT    (DQ_PWM_OFFSET_UCM32_BASE)
345 #define DQ_PWM_OFFSET_UCM_RDMA_CQ_CONS_16BIT    (DQ_PWM_OFFSET_UCM16_4)
346 #define DQ_PWM_OFFSET_UCM_RDMA_INT_TIMEOUT      (DQ_PWM_OFFSET_UCM16_BASE + 2)
347 #define DQ_PWM_OFFSET_UCM_RDMA_ARM_FLAGS        (DQ_PWM_OFFSET_UCM_FLAGS)
348 #define DQ_PWM_OFFSET_TCM_ROCE_RQ_PROD          (DQ_PWM_OFFSET_TCM16_BASE + 1)
349 #define DQ_PWM_OFFSET_TCM_IWARP_RQ_PROD         (DQ_PWM_OFFSET_TCM16_BASE + 3)
350
351 #define DQ_PWM_OFFSET_XCM_RDMA_24B_ICID_SQ_PROD \
352         (DQ_PWM_OFFSET_XCM32_24ICID_BASE + 2)
353 #define DQ_PWM_OFFSET_UCM_RDMA_24B_ICID_CQ_CONS_32BIT \
354         (DQ_PWM_OFFSET_UCM32_24ICID_BASE + 4)
355 #define DQ_PWM_OFFSET_TCM_ROCE_24B_ICID_RQ_PROD \
356         (DQ_PWM_OFFSET_TCM32_24ICID_BASE + 1)
357
358 #define DQ_REGION_SHIFT                                 (12)
359
360 /* DPM */
361 #define DQ_DPM_WQE_BUFF_SIZE                        (320)
362
363 /* Conn type ranges */
364 #define DQ_CONN_TYPE_RANGE_SHIFT                        (4)
365
366 /*****************/
367 /* QM CONSTANTS  */
368 /*****************/
369
370 /* number of TX queues in the QM */
371 #define MAX_QM_TX_QUEUES_K2     512
372 #define MAX_QM_TX_QUEUES_BB     448
373 #define MAX_QM_TX_QUEUES        MAX_QM_TX_QUEUES_K2
374
375 /* number of Other queues in the QM */
376 #define MAX_QM_OTHER_QUEUES_BB  64
377 #define MAX_QM_OTHER_QUEUES_K2  128
378 #define MAX_QM_OTHER_QUEUES     MAX_QM_OTHER_QUEUES_K2
379
380 /* number of queues in a PF queue group */
381 #define QM_PF_QUEUE_GROUP_SIZE  8
382
383 /* the size of a single queue element in bytes */
384 #define QM_PQ_ELEMENT_SIZE                      4
385
386 /* base number of Tx PQs in the CM PQ representation.
387  * should be used when storing PQ IDs in CM PQ registers and context
388  */
389 #define CM_TX_PQ_BASE   0x200
390
391 /* number of global Vport/QCN rate limiters */
392 #define MAX_QM_GLOBAL_RLS                       256
393
394 /* number of global rate limiters */
395 #define MAX_QM_GLOBAL_RLS               256
396 #define COMMON_MAX_QM_GLOBAL_RLS        (MAX_QM_GLOBAL_RLS)
397
398 /* QM registers data */
399 #define QM_LINE_CRD_REG_WIDTH           16
400 #define QM_LINE_CRD_REG_SIGN_BIT        (1 << (QM_LINE_CRD_REG_WIDTH - 1))
401 #define QM_BYTE_CRD_REG_WIDTH           24
402 #define QM_BYTE_CRD_REG_SIGN_BIT        (1 << (QM_BYTE_CRD_REG_WIDTH - 1))
403 #define QM_WFQ_CRD_REG_WIDTH            32
404 #define QM_WFQ_CRD_REG_SIGN_BIT         (1U << (QM_WFQ_CRD_REG_WIDTH - 1))
405 #define QM_RL_CRD_REG_WIDTH             32
406 #define QM_RL_CRD_REG_SIGN_BIT          (1U << (QM_RL_CRD_REG_WIDTH - 1))
407
408 /*****************/
409 /* CAU CONSTANTS */
410 /*****************/
411
412 #define CAU_FSM_ETH_RX  0
413 #define CAU_FSM_ETH_TX  1
414
415 /* Number of Protocol Indices per Status Block */
416 #define PIS_PER_SB    12
417 #define MAX_PIS_PER_SB   PIS_PER_SB
418
419 /* fsm is stopped or not valid for this sb */
420 #define CAU_HC_STOPPED_STATE            3
421 /* fsm is working without interrupt coalescing for this sb*/
422 #define CAU_HC_DISABLE_STATE            4
423 /* fsm is working with interrupt coalescing for this sb*/
424 #define CAU_HC_ENABLE_STATE                     0
425
426
427 /*****************/
428 /* IGU CONSTANTS */
429 /*****************/
430
431 #define MAX_SB_PER_PATH_K2                      (368)
432 #define MAX_SB_PER_PATH_BB                      (288)
433 #define MAX_TOT_SB_PER_PATH                     MAX_SB_PER_PATH_K2
434
435 #define MAX_SB_PER_PF_MIMD                      129
436 #define MAX_SB_PER_PF_SIMD                      64
437 #define MAX_SB_PER_VF                           64
438
439 /* Memory addresses on the BAR for the IGU Sub Block */
440 #define IGU_MEM_BASE                            0x0000
441
442 #define IGU_MEM_MSIX_BASE                       0x0000
443 #define IGU_MEM_MSIX_UPPER                      0x0101
444 #define IGU_MEM_MSIX_RESERVED_UPPER             0x01ff
445
446 #define IGU_MEM_PBA_MSIX_BASE                   0x0200
447 #define IGU_MEM_PBA_MSIX_UPPER                  0x0202
448 #define IGU_MEM_PBA_MSIX_RESERVED_UPPER         0x03ff
449
450 #define IGU_CMD_INT_ACK_BASE                    0x0400
451 #define IGU_CMD_INT_ACK_RESERVED_UPPER          0x05ff
452
453 #define IGU_CMD_ATTN_BIT_UPD_UPPER              0x05f0
454 #define IGU_CMD_ATTN_BIT_SET_UPPER              0x05f1
455 #define IGU_CMD_ATTN_BIT_CLR_UPPER              0x05f2
456
457 #define IGU_REG_SISR_MDPC_WMASK_UPPER           0x05f3
458 #define IGU_REG_SISR_MDPC_WMASK_LSB_UPPER       0x05f4
459 #define IGU_REG_SISR_MDPC_WMASK_MSB_UPPER       0x05f5
460 #define IGU_REG_SISR_MDPC_WOMASK_UPPER          0x05f6
461
462 #define IGU_CMD_PROD_UPD_BASE                   0x0600
463 #define IGU_CMD_PROD_UPD_RESERVED_UPPER         0x07ff
464
465 /*****************/
466 /* PXP CONSTANTS */
467 /*****************/
468
469 /* Bars for Blocks */
470 #define PXP_BAR_GRC                                         0
471 #define PXP_BAR_TSDM                                        0
472 #define PXP_BAR_USDM                                        0
473 #define PXP_BAR_XSDM                                        0
474 #define PXP_BAR_MSDM                                        0
475 #define PXP_BAR_YSDM                                        0
476 #define PXP_BAR_PSDM                                        0
477 #define PXP_BAR_IGU                                         0
478 #define PXP_BAR_DQ                                          1
479
480 /* PTT and GTT */
481 #define PXP_PER_PF_ENTRY_SIZE           8
482 #define PXP_NUM_GLOBAL_WINDOWS          243
483 #define PXP_GLOBAL_ENTRY_SIZE           4
484 #define PXP_ADMIN_WINDOW_ALLOWED_LENGTH         4
485 #define PXP_PF_WINDOW_ADMIN_START       0
486 #define PXP_PF_WINDOW_ADMIN_LENGTH      0x1000
487 #define PXP_PF_WINDOW_ADMIN_END         (PXP_PF_WINDOW_ADMIN_START + \
488                                 PXP_PF_WINDOW_ADMIN_LENGTH - 1)
489 #define PXP_PF_WINDOW_ADMIN_PER_PF_START        0
490 #define PXP_PF_WINDOW_ADMIN_PER_PF_LENGTH       (PXP_NUM_PF_WINDOWS * \
491                                                  PXP_PER_PF_ENTRY_SIZE)
492 #define PXP_PF_WINDOW_ADMIN_PER_PF_END (PXP_PF_WINDOW_ADMIN_PER_PF_START + \
493                                         PXP_PF_WINDOW_ADMIN_PER_PF_LENGTH - 1)
494 #define PXP_PF_WINDOW_ADMIN_GLOBAL_START        0x200
495 #define PXP_PF_WINDOW_ADMIN_GLOBAL_LENGTH       (PXP_NUM_GLOBAL_WINDOWS * \
496                                                  PXP_GLOBAL_ENTRY_SIZE)
497 #define PXP_PF_WINDOW_ADMIN_GLOBAL_END \
498                 (PXP_PF_WINDOW_ADMIN_GLOBAL_START + \
499                  PXP_PF_WINDOW_ADMIN_GLOBAL_LENGTH - 1)
500 #define PXP_PF_GLOBAL_PRETEND_ADDR      0x1f0
501 #define PXP_PF_ME_OPAQUE_MASK_ADDR      0xf4
502 #define PXP_PF_ME_OPAQUE_ADDR           0x1f8
503 #define PXP_PF_ME_CONCRETE_ADDR         0x1fc
504
505 #define PXP_NUM_PF_WINDOWS              12
506
507 #define PXP_EXTERNAL_BAR_PF_WINDOW_START        0x1000
508 #define PXP_EXTERNAL_BAR_PF_WINDOW_NUM          PXP_NUM_PF_WINDOWS
509 #define PXP_EXTERNAL_BAR_PF_WINDOW_SINGLE_SIZE  0x1000
510 #define PXP_EXTERNAL_BAR_PF_WINDOW_LENGTH \
511         (PXP_EXTERNAL_BAR_PF_WINDOW_NUM * \
512          PXP_EXTERNAL_BAR_PF_WINDOW_SINGLE_SIZE)
513 #define PXP_EXTERNAL_BAR_PF_WINDOW_END \
514         (PXP_EXTERNAL_BAR_PF_WINDOW_START + \
515          PXP_EXTERNAL_BAR_PF_WINDOW_LENGTH - 1)
516
517 #define PXP_EXTERNAL_BAR_GLOBAL_WINDOW_START \
518         (PXP_EXTERNAL_BAR_PF_WINDOW_END + 1)
519 #define PXP_EXTERNAL_BAR_GLOBAL_WINDOW_NUM              PXP_NUM_GLOBAL_WINDOWS
520 #define PXP_EXTERNAL_BAR_GLOBAL_WINDOW_SINGLE_SIZE      0x1000
521 #define PXP_EXTERNAL_BAR_GLOBAL_WINDOW_LENGTH \
522         (PXP_EXTERNAL_BAR_GLOBAL_WINDOW_NUM * \
523          PXP_EXTERNAL_BAR_GLOBAL_WINDOW_SINGLE_SIZE)
524 #define PXP_EXTERNAL_BAR_GLOBAL_WINDOW_END \
525         (PXP_EXTERNAL_BAR_GLOBAL_WINDOW_START + \
526          PXP_EXTERNAL_BAR_GLOBAL_WINDOW_LENGTH - 1)
527
528 /* PF BAR */
529 #define PXP_BAR0_START_GRC                      0x0000
530 #define PXP_BAR0_GRC_LENGTH                     0x1C00000
531 #define PXP_BAR0_END_GRC                        \
532         (PXP_BAR0_START_GRC + PXP_BAR0_GRC_LENGTH - 1)
533
534 #define PXP_BAR0_START_IGU                      0x1C00000
535 #define PXP_BAR0_IGU_LENGTH                     0x10000
536 #define PXP_BAR0_END_IGU                        \
537         (PXP_BAR0_START_IGU + PXP_BAR0_IGU_LENGTH - 1)
538
539 #define PXP_BAR0_START_TSDM                     0x1C80000
540 #define PXP_BAR0_SDM_LENGTH                     0x40000
541 #define PXP_BAR0_SDM_RESERVED_LENGTH            0x40000
542 #define PXP_BAR0_END_TSDM                       \
543         (PXP_BAR0_START_TSDM + PXP_BAR0_SDM_LENGTH - 1)
544
545 #define PXP_BAR0_START_MSDM                     0x1D00000
546 #define PXP_BAR0_END_MSDM                       \
547         (PXP_BAR0_START_MSDM + PXP_BAR0_SDM_LENGTH - 1)
548
549 #define PXP_BAR0_START_USDM                     0x1D80000
550 #define PXP_BAR0_END_USDM                       \
551         (PXP_BAR0_START_USDM + PXP_BAR0_SDM_LENGTH - 1)
552
553 #define PXP_BAR0_START_XSDM                     0x1E00000
554 #define PXP_BAR0_END_XSDM                       \
555         (PXP_BAR0_START_XSDM + PXP_BAR0_SDM_LENGTH - 1)
556
557 #define PXP_BAR0_START_YSDM                     0x1E80000
558 #define PXP_BAR0_END_YSDM                       \
559         (PXP_BAR0_START_YSDM + PXP_BAR0_SDM_LENGTH - 1)
560
561 #define PXP_BAR0_START_PSDM                     0x1F00000
562 #define PXP_BAR0_END_PSDM                       \
563         (PXP_BAR0_START_PSDM + PXP_BAR0_SDM_LENGTH - 1)
564
565 #define PXP_BAR0_FIRST_INVALID_ADDRESS          \
566         (PXP_BAR0_END_PSDM + 1)
567
568 /* VF BAR */
569 #define PXP_VF_BAR0                             0
570
571 #define PXP_VF_BAR0_START_IGU                   0
572 #define PXP_VF_BAR0_IGU_LENGTH                  0x3000
573 #define PXP_VF_BAR0_END_IGU                     \
574         (PXP_VF_BAR0_START_IGU + PXP_VF_BAR0_IGU_LENGTH - 1)
575
576 #define PXP_VF_BAR0_START_DQ                    0x3000
577 #define PXP_VF_BAR0_DQ_LENGTH                   0x200
578 #define PXP_VF_BAR0_DQ_OPAQUE_OFFSET            0
579 #define PXP_VF_BAR0_ME_OPAQUE_ADDRESS           \
580         (PXP_VF_BAR0_START_DQ + PXP_VF_BAR0_DQ_OPAQUE_OFFSET)
581 #define PXP_VF_BAR0_ME_CONCRETE_ADDRESS         \
582         (PXP_VF_BAR0_ME_OPAQUE_ADDRESS + 4)
583 #define PXP_VF_BAR0_END_DQ                      \
584         (PXP_VF_BAR0_START_DQ + PXP_VF_BAR0_DQ_LENGTH - 1)
585
586 #define PXP_VF_BAR0_START_TSDM_ZONE_B           0x3200
587 #define PXP_VF_BAR0_SDM_LENGTH_ZONE_B           0x200
588 #define PXP_VF_BAR0_END_TSDM_ZONE_B             \
589         (PXP_VF_BAR0_START_TSDM_ZONE_B + PXP_VF_BAR0_SDM_LENGTH_ZONE_B - 1)
590
591 #define PXP_VF_BAR0_START_MSDM_ZONE_B           0x3400
592 #define PXP_VF_BAR0_END_MSDM_ZONE_B             \
593         (PXP_VF_BAR0_START_MSDM_ZONE_B + PXP_VF_BAR0_SDM_LENGTH_ZONE_B - 1)
594
595 #define PXP_VF_BAR0_START_USDM_ZONE_B           0x3600
596 #define PXP_VF_BAR0_END_USDM_ZONE_B             \
597         (PXP_VF_BAR0_START_USDM_ZONE_B + PXP_VF_BAR0_SDM_LENGTH_ZONE_B - 1)
598
599 #define PXP_VF_BAR0_START_XSDM_ZONE_B           0x3800
600 #define PXP_VF_BAR0_END_XSDM_ZONE_B             \
601         (PXP_VF_BAR0_START_XSDM_ZONE_B + PXP_VF_BAR0_SDM_LENGTH_ZONE_B - 1)
602
603 #define PXP_VF_BAR0_START_YSDM_ZONE_B           0x3a00
604 #define PXP_VF_BAR0_END_YSDM_ZONE_B             \
605         (PXP_VF_BAR0_START_YSDM_ZONE_B + PXP_VF_BAR0_SDM_LENGTH_ZONE_B - 1)
606
607 #define PXP_VF_BAR0_START_PSDM_ZONE_B           0x3c00
608 #define PXP_VF_BAR0_END_PSDM_ZONE_B             \
609         (PXP_VF_BAR0_START_PSDM_ZONE_B + PXP_VF_BAR0_SDM_LENGTH_ZONE_B - 1)
610
611 #define PXP_VF_BAR0_START_GRC                   0x3E00
612 #define PXP_VF_BAR0_GRC_LENGTH                  0x200
613 #define PXP_VF_BAR0_END_GRC                     \
614         (PXP_VF_BAR0_START_GRC + PXP_VF_BAR0_GRC_LENGTH - 1)
615
616 #define PXP_VF_BAR0_START_SDM_ZONE_A            0x4000
617 #define PXP_VF_BAR0_END_SDM_ZONE_A              0x10000
618
619 #define PXP_VF_BAR0_START_IGU2                   0x10000
620 #define PXP_VF_BAR0_IGU2_LENGTH                  0xD000
621 #define PXP_VF_BAR0_END_IGU2                     \
622         (PXP_VF_BAR0_START_IGU2 + PXP_VF_BAR0_IGU2_LENGTH - 1)
623
624 #define PXP_VF_BAR0_GRC_WINDOW_LENGTH           32
625
626 #define PXP_ILT_PAGE_SIZE_NUM_BITS_MIN          12
627 #define PXP_ILT_BLOCK_FACTOR_MULTIPLIER         1024
628
629 // ILT Records
630 #define PXP_NUM_ILT_RECORDS_BB 7600
631 #define PXP_NUM_ILT_RECORDS_K2 11000
632 #define MAX_NUM_ILT_RECORDS \
633         OSAL_MAX_T(PXP_NUM_ILT_RECORDS_BB, PXP_NUM_ILT_RECORDS_K2)
634
635 // Host Interface
636 #define PXP_QUEUES_ZONE_MAX_NUM 320
637
638
639 /*****************/
640 /* PRM CONSTANTS */
641 /*****************/
642 #define PRM_DMA_PAD_BYTES_NUM  2
643 /*****************/
644 /* SDMs CONSTANTS  */
645 /*****************/
646
647
648 #define SDM_OP_GEN_TRIG_NONE                    0
649 #define SDM_OP_GEN_TRIG_WAKE_THREAD             1
650 #define SDM_OP_GEN_TRIG_AGG_INT                 2
651 #define SDM_OP_GEN_TRIG_LOADER                  4
652 #define SDM_OP_GEN_TRIG_INDICATE_ERROR  6
653 #define SDM_OP_GEN_TRIG_INC_ORDER_CNT   9
654
655 /***********************************************************/
656 /* Completion types                                        */
657 /***********************************************************/
658
659 #define SDM_COMP_TYPE_NONE              0
660 #define SDM_COMP_TYPE_WAKE_THREAD       1
661 #define SDM_COMP_TYPE_AGG_INT           2
662 /* Send direct message to local CM and/or remote CMs. Destinations are defined
663  * by vector in CompParams.
664  */
665 #define SDM_COMP_TYPE_CM                3
666 #define SDM_COMP_TYPE_LOADER            4
667 /* Send direct message to PXP (like "internal write" command) to write to remote
668  * Storm RAM via remote SDM
669  */
670 #define SDM_COMP_TYPE_PXP               5
671 /* Indicate error per thread */
672 #define SDM_COMP_TYPE_INDICATE_ERROR    6
673 #define SDM_COMP_TYPE_RELEASE_THREAD    7
674 /* Write to local RAM as a completion */
675 #define SDM_COMP_TYPE_RAM               8
676 #define SDM_COMP_TYPE_INC_ORDER_CNT     9 /* Applicable only for E4 */
677
678
679 /******************/
680 /* PBF CONSTANTS  */
681 /******************/
682
683 /* Number of PBF command queue lines. */
684 #define PBF_MAX_CMD_LINES 3328 /* Each line is 256b */
685
686 /* Number of BTB blocks. Each block is 256B. */
687 #define BTB_MAX_BLOCKS_BB 1440 /* 2880 blocks of 128B */
688 #define BTB_MAX_BLOCKS_K2 1840 /* 3680 blocks of 128B */
689 #define BTB_MAX_BLOCKS 1440
690
691 /*****************/
692 /* PRS CONSTANTS */
693 /*****************/
694
695 #define PRS_GFT_CAM_LINES_NO_MATCH  31
696
697 /*
698  * Interrupt coalescing TimeSet
699  */
700 struct coalescing_timeset {
701         u8 value;
702 /* Interrupt coalescing TimeSet (timeout_ticks = TimeSet shl (TimerRes+1)) */
703 #define COALESCING_TIMESET_TIMESET_MASK  0x7F
704 #define COALESCING_TIMESET_TIMESET_SHIFT 0
705 /* Only if this flag is set, timeset will take effect */
706 #define COALESCING_TIMESET_VALID_MASK    0x1
707 #define COALESCING_TIMESET_VALID_SHIFT   7
708 };
709
710 struct common_queue_zone {
711         __le16 ring_drv_data_consumer;
712         __le16 reserved;
713 };
714
715 struct nvmf_eqe_data {
716         __le16 icid /* The connection ID for which the EQE is written. */;
717         u8 reserved0[6] /* Alignment to line */;
718 };
719
720
721 /*
722  * ETH Rx producers data
723  */
724 struct eth_rx_prod_data {
725         __le16 bd_prod /* BD producer. */;
726         __le16 cqe_prod /* CQE producer. */;
727 };
728
729
730 struct tcp_ulp_connect_done_params {
731         __le16 mss;
732         u8 snd_wnd_scale;
733         u8 flags;
734 #define TCP_ULP_CONNECT_DONE_PARAMS_TS_EN_MASK     0x1
735 #define TCP_ULP_CONNECT_DONE_PARAMS_TS_EN_SHIFT    0
736 #define TCP_ULP_CONNECT_DONE_PARAMS_RESERVED_MASK  0x7F
737 #define TCP_ULP_CONNECT_DONE_PARAMS_RESERVED_SHIFT 1
738 };
739
740 struct iscsi_connect_done_results {
741         __le16 icid /* Context ID of the connection */;
742         __le16 conn_id /* Driver connection ID */;
743 /* decided tcp params after connect done */
744         struct tcp_ulp_connect_done_params params;
745 };
746
747
748 struct iscsi_eqe_data {
749         __le16 icid /* Context ID of the connection */;
750         __le16 conn_id /* Driver connection ID */;
751         __le16 reserved;
752 /* error code - relevant only if the opcode indicates its an error */
753         u8 error_code;
754         u8 error_pdu_opcode_reserved;
755 /* The processed PDUs opcode on which happened the error - updated for specific
756  * error codes, by default=0xFF
757  */
758 #define ISCSI_EQE_DATA_ERROR_PDU_OPCODE_MASK        0x3F
759 #define ISCSI_EQE_DATA_ERROR_PDU_OPCODE_SHIFT       0
760 /* Indication for driver is the error_pdu_opcode field has valid value */
761 #define ISCSI_EQE_DATA_ERROR_PDU_OPCODE_VALID_MASK  0x1
762 #define ISCSI_EQE_DATA_ERROR_PDU_OPCODE_VALID_SHIFT 6
763 #define ISCSI_EQE_DATA_RESERVED0_MASK               0x1
764 #define ISCSI_EQE_DATA_RESERVED0_SHIFT              7
765 };
766
767
768 /*
769  * Multi function mode
770  */
771 enum mf_mode {
772         ERROR_MODE /* Unsupported mode */,
773         MF_OVLAN /* Multi function based on outer VLAN */,
774         MF_NPAR /* Multi function based on MAC address (NIC partitioning) */,
775         MAX_MF_MODE
776 };
777
778 /* Per-protocol connection types */
779 enum protocol_type {
780         PROTOCOLID_ISCSI /* iSCSI */,
781         PROTOCOLID_FCOE /* FCoE */,
782         PROTOCOLID_ROCE /* RoCE */,
783         PROTOCOLID_CORE /* Core (light L2, slow path core) */,
784         PROTOCOLID_ETH /* Ethernet */,
785         PROTOCOLID_IWARP /* iWARP */,
786         PROTOCOLID_TOE /* TOE */,
787         PROTOCOLID_PREROCE /* Pre (tapeout) RoCE */,
788         PROTOCOLID_COMMON /* ProtocolCommon */,
789         PROTOCOLID_TCP /* TCP */,
790         PROTOCOLID_RDMA /* RDMA */,
791         PROTOCOLID_SCSI /* SCSI */,
792         MAX_PROTOCOL_TYPE
793 };
794
795
796 struct regpair {
797         __le32 lo /* low word for reg-pair */;
798         __le32 hi /* high word for reg-pair */;
799 };
800
801 /*
802  * RoCE Destroy Event Data
803  */
804 struct rdma_eqe_destroy_qp {
805         __le32 cid /* Dedicated field RoCE destroy QP event */;
806         u8 reserved[4];
807 };
808
809 /*
810  * RoCE Suspend Event Data
811  */
812 struct rdma_eqe_suspend_qp {
813         __le32 cid /* Dedicated field RoCE Suspend QP event */;
814         u8 reserved[4];
815 };
816
817 /*
818  * RDMA Event Data Union
819  */
820 union rdma_eqe_data {
821         struct regpair async_handle /* Host handle for the Async Completions */;
822         /* RoCE Destroy Event Data */
823         struct rdma_eqe_destroy_qp rdma_destroy_qp_data;
824         /* RoCE Suspend QP Event Data */
825         struct rdma_eqe_suspend_qp rdma_suspend_qp_data;
826 };
827
828 struct tstorm_queue_zone {
829         __le32 reserved[2];
830 };
831
832
833 /*
834  * Ustorm Queue Zone
835  */
836 struct ustorm_eth_queue_zone {
837 /* Rx interrupt coalescing TimeSet */
838         struct coalescing_timeset int_coalescing_timeset;
839         u8 reserved[3];
840 };
841
842
843 struct ustorm_queue_zone {
844         struct ustorm_eth_queue_zone eth;
845         struct common_queue_zone common;
846 };
847
848 /* status block structure */
849 struct cau_pi_entry {
850         __le32 prod;
851 /* A per protocol indexPROD value. */
852 #define CAU_PI_ENTRY_PROD_VAL_MASK    0xFFFF
853 #define CAU_PI_ENTRY_PROD_VAL_SHIFT   0
854 /* This value determines the TimeSet that the PI is associated with */
855 #define CAU_PI_ENTRY_PI_TIMESET_MASK  0x7F
856 #define CAU_PI_ENTRY_PI_TIMESET_SHIFT 16
857 /* Select the FSM within the SB */
858 #define CAU_PI_ENTRY_FSM_SEL_MASK     0x1
859 #define CAU_PI_ENTRY_FSM_SEL_SHIFT    23
860 /* Select the FSM within the SB */
861 #define CAU_PI_ENTRY_RESERVED_MASK    0xFF
862 #define CAU_PI_ENTRY_RESERVED_SHIFT   24
863 };
864
865 /* status block structure */
866 struct cau_sb_entry {
867         __le32 data;
868 /* The SB PROD index which is sent to the IGU. */
869 #define CAU_SB_ENTRY_SB_PROD_MASK      0xFFFFFF
870 #define CAU_SB_ENTRY_SB_PROD_SHIFT     0
871 #define CAU_SB_ENTRY_STATE0_MASK       0xF /* RX state */
872 #define CAU_SB_ENTRY_STATE0_SHIFT      24
873 #define CAU_SB_ENTRY_STATE1_MASK       0xF /* TX state */
874 #define CAU_SB_ENTRY_STATE1_SHIFT      28
875         __le32 params;
876 /* Indicates the RX TimeSet that this SB is associated with. */
877 #define CAU_SB_ENTRY_SB_TIMESET0_MASK  0x7F
878 #define CAU_SB_ENTRY_SB_TIMESET0_SHIFT 0
879 /* Indicates the TX TimeSet that this SB is associated with. */
880 #define CAU_SB_ENTRY_SB_TIMESET1_MASK  0x7F
881 #define CAU_SB_ENTRY_SB_TIMESET1_SHIFT 7
882 /* This value will determine the RX FSM timer resolution in ticks */
883 #define CAU_SB_ENTRY_TIMER_RES0_MASK   0x3
884 #define CAU_SB_ENTRY_TIMER_RES0_SHIFT  14
885 /* This value will determine the TX FSM timer resolution in ticks */
886 #define CAU_SB_ENTRY_TIMER_RES1_MASK   0x3
887 #define CAU_SB_ENTRY_TIMER_RES1_SHIFT  16
888 #define CAU_SB_ENTRY_VF_NUMBER_MASK    0xFF
889 #define CAU_SB_ENTRY_VF_NUMBER_SHIFT   18
890 #define CAU_SB_ENTRY_VF_VALID_MASK     0x1
891 #define CAU_SB_ENTRY_VF_VALID_SHIFT    26
892 #define CAU_SB_ENTRY_PF_NUMBER_MASK    0xF
893 #define CAU_SB_ENTRY_PF_NUMBER_SHIFT   27
894 /* If set then indicates that the TPH STAG is equal to the SB number. Otherwise
895  * the STAG will be equal to all ones.
896  */
897 #define CAU_SB_ENTRY_TPH_MASK          0x1
898 #define CAU_SB_ENTRY_TPH_SHIFT         31
899 };
900
901
902 /*
903  * Igu cleanup bit values to distinguish between clean or producer consumer
904  * update.
905  */
906 enum command_type_bit {
907         IGU_COMMAND_TYPE_NOP = 0,
908         IGU_COMMAND_TYPE_SET = 1,
909         MAX_COMMAND_TYPE_BIT
910 };
911
912
913 /* core doorbell data */
914 struct core_db_data {
915         u8 params;
916 /* destination of doorbell (use enum db_dest) */
917 #define CORE_DB_DATA_DEST_MASK         0x3
918 #define CORE_DB_DATA_DEST_SHIFT        0
919 /* aggregative command to CM (use enum db_agg_cmd_sel) */
920 #define CORE_DB_DATA_AGG_CMD_MASK      0x3
921 #define CORE_DB_DATA_AGG_CMD_SHIFT     2
922 #define CORE_DB_DATA_BYPASS_EN_MASK    0x1 /* enable QM bypass */
923 #define CORE_DB_DATA_BYPASS_EN_SHIFT   4
924 #define CORE_DB_DATA_RESERVED_MASK     0x1
925 #define CORE_DB_DATA_RESERVED_SHIFT    5
926 /* aggregative value selection */
927 #define CORE_DB_DATA_AGG_VAL_SEL_MASK  0x3
928 #define CORE_DB_DATA_AGG_VAL_SEL_SHIFT 6
929 /* bit for every DQ counter flags in CM context that DQ can increment */
930         u8      agg_flags;
931         __le16  spq_prod;
932 };
933
934 /* Enum of doorbell aggregative command selection */
935 enum db_agg_cmd_sel {
936         DB_AGG_CMD_NOP /* No operation */,
937         DB_AGG_CMD_SET /* Set the value */,
938         DB_AGG_CMD_ADD /* Add the value */,
939         DB_AGG_CMD_MAX /* Set max of current and new value */,
940         MAX_DB_AGG_CMD_SEL
941 };
942
943 /* Enum of doorbell destination */
944 enum db_dest {
945         DB_DEST_XCM /* TX doorbell to XCM */,
946         DB_DEST_UCM /* RX doorbell to UCM */,
947         DB_DEST_TCM /* RX doorbell to TCM */,
948         DB_NUM_DESTINATIONS,
949         MAX_DB_DEST
950 };
951
952
953 /*
954  * Enum of doorbell DPM types
955  */
956 enum db_dpm_type {
957         DPM_LEGACY /* Legacy DPM- to Xstorm RAM */,
958         DPM_RDMA /* RDMA DPM (only RoCE in E4) - to NIG */,
959 /* L2 DPM inline- to PBF, with packet data on doorbell */
960         DPM_L2_INLINE,
961         DPM_L2_BD /* L2 DPM with BD- to PBF, with TX BD data on doorbell */,
962         MAX_DB_DPM_TYPE
963 };
964
965 /*
966  * Structure for doorbell data, in L2 DPM mode, for the first doorbell in a DPM
967  * burst
968  */
969 struct db_l2_dpm_data {
970         __le16 icid /* internal CID */;
971         __le16 bd_prod /* bd producer value to update */;
972         __le32 params;
973 /* Size in QWORD-s of the DPM burst */
974 #define DB_L2_DPM_DATA_SIZE_MASK        0x3F
975 #define DB_L2_DPM_DATA_SIZE_SHIFT       0
976 /* Type of DPM transaction (DPM_L2_INLINE or DPM_L2_BD) (use enum db_dpm_type)
977  */
978 #define DB_L2_DPM_DATA_DPM_TYPE_MASK    0x3
979 #define DB_L2_DPM_DATA_DPM_TYPE_SHIFT   6
980 #define DB_L2_DPM_DATA_NUM_BDS_MASK     0xFF /* number of BD-s */
981 #define DB_L2_DPM_DATA_NUM_BDS_SHIFT    8
982 /* size of the packet to be transmitted in bytes */
983 #define DB_L2_DPM_DATA_PKT_SIZE_MASK    0x7FF
984 #define DB_L2_DPM_DATA_PKT_SIZE_SHIFT   16
985 #define DB_L2_DPM_DATA_RESERVED0_MASK   0x1
986 #define DB_L2_DPM_DATA_RESERVED0_SHIFT  27
987 /* In DPM_L2_BD mode: the number of SGE-s */
988 #define DB_L2_DPM_DATA_SGE_NUM_MASK     0x7
989 #define DB_L2_DPM_DATA_SGE_NUM_SHIFT    28
990 /* Flag indicating whether to enable GFS search */
991 #define DB_L2_DPM_DATA_RESERVED1_MASK   0x1
992 #define DB_L2_DPM_DATA_RESERVED1_SHIFT  31
993 };
994
995 /*
996  * Structure for SGE in a DPM doorbell of type DPM_L2_BD
997  */
998 struct db_l2_dpm_sge {
999         struct regpair addr /* Single continuous buffer */;
1000         __le16 nbytes /* Number of bytes in this BD. */;
1001         __le16 bitfields;
1002 /* The TPH STAG index value */
1003 #define DB_L2_DPM_SGE_TPH_ST_INDEX_MASK  0x1FF
1004 #define DB_L2_DPM_SGE_TPH_ST_INDEX_SHIFT 0
1005 #define DB_L2_DPM_SGE_RESERVED0_MASK     0x3
1006 #define DB_L2_DPM_SGE_RESERVED0_SHIFT    9
1007 /* Indicate if ST hint is requested or not */
1008 #define DB_L2_DPM_SGE_ST_VALID_MASK      0x1
1009 #define DB_L2_DPM_SGE_ST_VALID_SHIFT     11
1010 #define DB_L2_DPM_SGE_RESERVED1_MASK     0xF
1011 #define DB_L2_DPM_SGE_RESERVED1_SHIFT    12
1012         __le32 reserved2;
1013 };
1014
1015 /* Structure for doorbell address, in legacy mode */
1016 struct db_legacy_addr {
1017         __le32 addr;
1018 #define DB_LEGACY_ADDR_RESERVED0_MASK  0x3
1019 #define DB_LEGACY_ADDR_RESERVED0_SHIFT 0
1020 /* doorbell extraction mode specifier- 0 if not used */
1021 #define DB_LEGACY_ADDR_DEMS_MASK       0x7
1022 #define DB_LEGACY_ADDR_DEMS_SHIFT      2
1023 #define DB_LEGACY_ADDR_ICID_MASK       0x7FFFFFF /* internal CID */
1024 #define DB_LEGACY_ADDR_ICID_SHIFT      5
1025 };
1026
1027 /*
1028  * Structure for doorbell address, in PWM mode
1029  */
1030 struct db_pwm_addr {
1031         __le32 addr;
1032 #define DB_PWM_ADDR_RESERVED0_MASK  0x7
1033 #define DB_PWM_ADDR_RESERVED0_SHIFT 0
1034 /* Offset in PWM address space */
1035 #define DB_PWM_ADDR_OFFSET_MASK     0x7F
1036 #define DB_PWM_ADDR_OFFSET_SHIFT    3
1037 #define DB_PWM_ADDR_WID_MASK        0x3 /* Window ID */
1038 #define DB_PWM_ADDR_WID_SHIFT       10
1039 #define DB_PWM_ADDR_DPI_MASK        0xFFFF /* Doorbell page ID */
1040 #define DB_PWM_ADDR_DPI_SHIFT       12
1041 #define DB_PWM_ADDR_RESERVED1_MASK  0xF
1042 #define DB_PWM_ADDR_RESERVED1_SHIFT 28
1043 };
1044
1045 /*
1046  * Structure for doorbell address, in legacy mode, without DEMS
1047  */
1048 struct db_legacy_wo_dems_addr {
1049         __le32 addr;
1050 #define DB_LEGACY_WO_DEMS_ADDR_RESERVED0_MASK  0x3
1051 #define DB_LEGACY_WO_DEMS_ADDR_RESERVED0_SHIFT 0
1052 #define DB_LEGACY_WO_DEMS_ADDR_ICID_MASK       0x3FFFFFFF /* internal CID */
1053 #define DB_LEGACY_WO_DEMS_ADDR_ICID_SHIFT      2
1054 };
1055
1056
1057 /*
1058  * Parameters to RDMA firmware, passed in EDPM doorbell
1059  */
1060 struct db_rdma_dpm_params {
1061         __le32 params;
1062 /* Size in QWORD-s of the DPM burst */
1063 #define DB_RDMA_DPM_PARAMS_SIZE_MASK                0x3F
1064 #define DB_RDMA_DPM_PARAMS_SIZE_SHIFT               0
1065 /* Type of DPM transacation (DPM_RDMA) (use enum db_dpm_type) */
1066 #define DB_RDMA_DPM_PARAMS_DPM_TYPE_MASK            0x3
1067 #define DB_RDMA_DPM_PARAMS_DPM_TYPE_SHIFT           6
1068 /* opcode for RDMA operation */
1069 #define DB_RDMA_DPM_PARAMS_OPCODE_MASK              0xFF
1070 #define DB_RDMA_DPM_PARAMS_OPCODE_SHIFT             8
1071 /* the size of the WQE payload in bytes */
1072 #define DB_RDMA_DPM_PARAMS_WQE_SIZE_MASK            0x7FF
1073 #define DB_RDMA_DPM_PARAMS_WQE_SIZE_SHIFT           16
1074 #define DB_RDMA_DPM_PARAMS_RESERVED0_MASK           0x1
1075 #define DB_RDMA_DPM_PARAMS_RESERVED0_SHIFT          27
1076 /* RoCE ack request (will be set 1) */
1077 #define DB_RDMA_DPM_PARAMS_ACK_REQUEST_MASK         0x1
1078 #define DB_RDMA_DPM_PARAMS_ACK_REQUEST_SHIFT        28
1079 #define DB_RDMA_DPM_PARAMS_S_FLG_MASK               0x1 /* RoCE S flag */
1080 #define DB_RDMA_DPM_PARAMS_S_FLG_SHIFT              29
1081 /* RoCE completion flag for FW use */
1082 #define DB_RDMA_DPM_PARAMS_COMPLETION_FLG_MASK      0x1
1083 #define DB_RDMA_DPM_PARAMS_COMPLETION_FLG_SHIFT     30
1084 /* Connection type is iWARP */
1085 #define DB_RDMA_DPM_PARAMS_CONN_TYPE_IS_IWARP_MASK  0x1
1086 #define DB_RDMA_DPM_PARAMS_CONN_TYPE_IS_IWARP_SHIFT 31
1087 };
1088
1089 /*
1090  * Parameters to RDMA firmware, passed in EDPM doorbell
1091  */
1092 struct db_rdma_24b_icid_dpm_params {
1093         __le32 params;
1094 /* Size in QWORD-s of the DPM burst */
1095 #define DB_RDMA_24B_ICID_DPM_PARAMS_SIZE_MASK                0x3F
1096 #define DB_RDMA_24B_ICID_DPM_PARAMS_SIZE_SHIFT               0
1097 /* Type of DPM transacation (DPM_RDMA) (use enum db_dpm_type) */
1098 #define DB_RDMA_24B_ICID_DPM_PARAMS_DPM_TYPE_MASK            0x3
1099 #define DB_RDMA_24B_ICID_DPM_PARAMS_DPM_TYPE_SHIFT           6
1100 /* opcode for RDMA operation */
1101 #define DB_RDMA_24B_ICID_DPM_PARAMS_OPCODE_MASK              0xFF
1102 #define DB_RDMA_24B_ICID_DPM_PARAMS_OPCODE_SHIFT             8
1103 /* ICID extension */
1104 #define DB_RDMA_24B_ICID_DPM_PARAMS_ICID_EXT_MASK            0xFF
1105 #define DB_RDMA_24B_ICID_DPM_PARAMS_ICID_EXT_SHIFT           16
1106 /* Number of invalid bytes in last QWROD of the DPM transaction */
1107 #define DB_RDMA_24B_ICID_DPM_PARAMS_INV_BYTE_CNT_MASK        0x7
1108 #define DB_RDMA_24B_ICID_DPM_PARAMS_INV_BYTE_CNT_SHIFT       24
1109 /* Flag indicating 24b icid mode is enabled */
1110 #define DB_RDMA_24B_ICID_DPM_PARAMS_EXT_ICID_MODE_EN_MASK    0x1
1111 #define DB_RDMA_24B_ICID_DPM_PARAMS_EXT_ICID_MODE_EN_SHIFT   27
1112 /* RoCE completion flag */
1113 #define DB_RDMA_24B_ICID_DPM_PARAMS_COMPLETION_FLG_MASK      0x1
1114 #define DB_RDMA_24B_ICID_DPM_PARAMS_COMPLETION_FLG_SHIFT     28
1115 /* RoCE S flag */
1116 #define DB_RDMA_24B_ICID_DPM_PARAMS_S_FLG_MASK               0x1
1117 #define DB_RDMA_24B_ICID_DPM_PARAMS_S_FLG_SHIFT              29
1118 #define DB_RDMA_24B_ICID_DPM_PARAMS_RESERVED1_MASK           0x1
1119 #define DB_RDMA_24B_ICID_DPM_PARAMS_RESERVED1_SHIFT          30
1120 /* Connection type is iWARP */
1121 #define DB_RDMA_24B_ICID_DPM_PARAMS_CONN_TYPE_IS_IWARP_MASK  0x1
1122 #define DB_RDMA_24B_ICID_DPM_PARAMS_CONN_TYPE_IS_IWARP_SHIFT 31
1123 };
1124
1125
1126 /*
1127  * Structure for doorbell data, in RDMA DPM mode, for the first doorbell in a
1128  * DPM burst
1129  */
1130 struct db_rdma_dpm_data {
1131         __le16 icid /* internal CID */;
1132         __le16 prod_val /* aggregated value to update */;
1133 /* parameters passed to RDMA firmware */
1134         struct db_rdma_dpm_params params;
1135 };
1136
1137 /* Igu interrupt command */
1138 enum igu_int_cmd {
1139         IGU_INT_ENABLE  = 0,
1140         IGU_INT_DISABLE = 1,
1141         IGU_INT_NOP     = 2,
1142         IGU_INT_NOP2    = 3,
1143         MAX_IGU_INT_CMD
1144 };
1145
1146 /* IGU producer or consumer update command */
1147 struct igu_prod_cons_update {
1148         __le32 sb_id_and_flags;
1149 #define IGU_PROD_CONS_UPDATE_SB_INDEX_MASK        0xFFFFFF
1150 #define IGU_PROD_CONS_UPDATE_SB_INDEX_SHIFT       0
1151 #define IGU_PROD_CONS_UPDATE_UPDATE_FLAG_MASK     0x1
1152 #define IGU_PROD_CONS_UPDATE_UPDATE_FLAG_SHIFT    24
1153 /* interrupt enable/disable/nop (use enum igu_int_cmd) */
1154 #define IGU_PROD_CONS_UPDATE_ENABLE_INT_MASK      0x3
1155 #define IGU_PROD_CONS_UPDATE_ENABLE_INT_SHIFT     25
1156 /*  (use enum igu_seg_access) */
1157 #define IGU_PROD_CONS_UPDATE_SEGMENT_ACCESS_MASK  0x1
1158 #define IGU_PROD_CONS_UPDATE_SEGMENT_ACCESS_SHIFT 27
1159 #define IGU_PROD_CONS_UPDATE_TIMER_MASK_MASK      0x1
1160 #define IGU_PROD_CONS_UPDATE_TIMER_MASK_SHIFT     28
1161 #define IGU_PROD_CONS_UPDATE_RESERVED0_MASK       0x3
1162 #define IGU_PROD_CONS_UPDATE_RESERVED0_SHIFT      29
1163 /* must always be set cleared (use enum command_type_bit) */
1164 #define IGU_PROD_CONS_UPDATE_COMMAND_TYPE_MASK    0x1
1165 #define IGU_PROD_CONS_UPDATE_COMMAND_TYPE_SHIFT   31
1166         __le32 reserved1;
1167 };
1168
1169 /* Igu segments access for default status block only */
1170 enum igu_seg_access {
1171         IGU_SEG_ACCESS_REG      = 0,
1172         IGU_SEG_ACCESS_ATTN     = 1,
1173         MAX_IGU_SEG_ACCESS
1174 };
1175
1176
1177 /*
1178  * Enumeration for L3 type field of parsing_and_err_flags_union. L3Type:
1179  * 0 - unknown (not ip) ,1 - Ipv4, 2 - Ipv6 (this field can be filled according
1180  * to the last-ethertype)
1181  */
1182 enum l3_type {
1183         e_l3_type_unknown,
1184         e_l3_type_ipv4,
1185         e_l3_type_ipv6,
1186         MAX_L3_TYPE
1187 };
1188
1189
1190 /*
1191  * Enumeration for l4Protocol field of parsing_and_err_flags_union. L4-protocol
1192  * 0 - none, 1 - TCP, 2- UDP. if the packet is IPv4 fragment, and its not the
1193  * first fragment, the protocol-type should be set to none.
1194  */
1195 enum l4_protocol {
1196         e_l4_protocol_none,
1197         e_l4_protocol_tcp,
1198         e_l4_protocol_udp,
1199         MAX_L4_PROTOCOL
1200 };
1201
1202
1203 /*
1204  * Parsing and error flags field.
1205  */
1206 struct parsing_and_err_flags {
1207         __le16 flags;
1208 /* L3Type: 0 - unknown (not ip) ,1 - Ipv4, 2 - Ipv6 (this field can be filled
1209  * according to the last-ethertype) (use enum l3_type)
1210  */
1211 #define PARSING_AND_ERR_FLAGS_L3TYPE_MASK                      0x3
1212 #define PARSING_AND_ERR_FLAGS_L3TYPE_SHIFT                     0
1213 /* L4-protocol 0 - none, 1 - TCP, 2- UDP. if the packet is IPv4 fragment, and
1214  * its not the first fragment, the protocol-type should be set to none.
1215  * (use enum l4_protocol)
1216  */
1217 #define PARSING_AND_ERR_FLAGS_L4PROTOCOL_MASK                  0x3
1218 #define PARSING_AND_ERR_FLAGS_L4PROTOCOL_SHIFT                 2
1219 /* Set if the packet is IPv4 fragment. */
1220 #define PARSING_AND_ERR_FLAGS_IPV4FRAG_MASK                    0x1
1221 #define PARSING_AND_ERR_FLAGS_IPV4FRAG_SHIFT                   4
1222 /* Set if VLAN tag exists. Invalid if tunnel type are IP GRE or IP GENEVE. */
1223 #define PARSING_AND_ERR_FLAGS_TAG8021QEXIST_MASK               0x1
1224 #define PARSING_AND_ERR_FLAGS_TAG8021QEXIST_SHIFT              5
1225 /* Set if L4 checksum was calculated. */
1226 #define PARSING_AND_ERR_FLAGS_L4CHKSMWASCALCULATED_MASK        0x1
1227 #define PARSING_AND_ERR_FLAGS_L4CHKSMWASCALCULATED_SHIFT       6
1228 /* Set for PTP packet. */
1229 #define PARSING_AND_ERR_FLAGS_TIMESYNCPKT_MASK                 0x1
1230 #define PARSING_AND_ERR_FLAGS_TIMESYNCPKT_SHIFT                7
1231 /* Set if PTP timestamp recorded. */
1232 #define PARSING_AND_ERR_FLAGS_TIMESTAMPRECORDED_MASK           0x1
1233 #define PARSING_AND_ERR_FLAGS_TIMESTAMPRECORDED_SHIFT          8
1234 /* Set if either version-mismatch or hdr-len-error or ipv4-cksm is set or ipv6
1235  * ver mismatch
1236  */
1237 #define PARSING_AND_ERR_FLAGS_IPHDRERROR_MASK                  0x1
1238 #define PARSING_AND_ERR_FLAGS_IPHDRERROR_SHIFT                 9
1239 /* Set if L4 checksum validation failed. Valid only if L4 checksum was
1240  * calculated.
1241  */
1242 #define PARSING_AND_ERR_FLAGS_L4CHKSMERROR_MASK                0x1
1243 #define PARSING_AND_ERR_FLAGS_L4CHKSMERROR_SHIFT               10
1244 /* Set if GRE/VXLAN/GENEVE tunnel detected. */
1245 #define PARSING_AND_ERR_FLAGS_TUNNELEXIST_MASK                 0x1
1246 #define PARSING_AND_ERR_FLAGS_TUNNELEXIST_SHIFT                11
1247 /* Set if VLAN tag exists in tunnel header. */
1248 #define PARSING_AND_ERR_FLAGS_TUNNEL8021QTAGEXIST_MASK         0x1
1249 #define PARSING_AND_ERR_FLAGS_TUNNEL8021QTAGEXIST_SHIFT        12
1250 /* Set if either tunnel-ipv4-version-mismatch or tunnel-ipv4-hdr-len-error or
1251  * tunnel-ipv4-cksm is set or tunneling ipv6 ver mismatch
1252  */
1253 #define PARSING_AND_ERR_FLAGS_TUNNELIPHDRERROR_MASK            0x1
1254 #define PARSING_AND_ERR_FLAGS_TUNNELIPHDRERROR_SHIFT           13
1255 /* Set if GRE or VXLAN/GENEVE UDP checksum was calculated. */
1256 #define PARSING_AND_ERR_FLAGS_TUNNELL4CHKSMWASCALCULATED_MASK  0x1
1257 #define PARSING_AND_ERR_FLAGS_TUNNELL4CHKSMWASCALCULATED_SHIFT 14
1258 /* Set if tunnel L4 checksum validation failed. Valid only if tunnel L4 checksum
1259  * was calculated.
1260  */
1261 #define PARSING_AND_ERR_FLAGS_TUNNELL4CHKSMERROR_MASK          0x1
1262 #define PARSING_AND_ERR_FLAGS_TUNNELL4CHKSMERROR_SHIFT         15
1263 };
1264
1265
1266 /*
1267  * Parsing error flags bitmap.
1268  */
1269 struct parsing_err_flags {
1270         __le16 flags;
1271 /* MAC error indication */
1272 #define PARSING_ERR_FLAGS_MAC_ERROR_MASK                          0x1
1273 #define PARSING_ERR_FLAGS_MAC_ERROR_SHIFT                         0
1274 /* truncation error indication */
1275 #define PARSING_ERR_FLAGS_TRUNC_ERROR_MASK                        0x1
1276 #define PARSING_ERR_FLAGS_TRUNC_ERROR_SHIFT                       1
1277 /* packet too small indication */
1278 #define PARSING_ERR_FLAGS_PKT_TOO_SMALL_MASK                      0x1
1279 #define PARSING_ERR_FLAGS_PKT_TOO_SMALL_SHIFT                     2
1280 /* Header Missing Tag */
1281 #define PARSING_ERR_FLAGS_ANY_HDR_MISSING_TAG_MASK                0x1
1282 #define PARSING_ERR_FLAGS_ANY_HDR_MISSING_TAG_SHIFT               3
1283 /* from frame cracker output */
1284 #define PARSING_ERR_FLAGS_ANY_HDR_IP_VER_MISMTCH_MASK             0x1
1285 #define PARSING_ERR_FLAGS_ANY_HDR_IP_VER_MISMTCH_SHIFT            4
1286 /* from frame cracker output */
1287 #define PARSING_ERR_FLAGS_ANY_HDR_IP_V4_HDR_LEN_TOO_SMALL_MASK    0x1
1288 #define PARSING_ERR_FLAGS_ANY_HDR_IP_V4_HDR_LEN_TOO_SMALL_SHIFT   5
1289 /* set this error if: 1. total-len is smaller than hdr-len 2. total-ip-len
1290  * indicates number that is bigger than real packet length 3. tunneling:
1291  * total-ip-length of the outer header points to offset that is smaller than
1292  * the one pointed to by the total-ip-len of the inner hdr.
1293  */
1294 #define PARSING_ERR_FLAGS_ANY_HDR_IP_BAD_TOTAL_LEN_MASK           0x1
1295 #define PARSING_ERR_FLAGS_ANY_HDR_IP_BAD_TOTAL_LEN_SHIFT          6
1296 /* from frame cracker output */
1297 #define PARSING_ERR_FLAGS_IP_V4_CHKSM_ERROR_MASK                  0x1
1298 #define PARSING_ERR_FLAGS_IP_V4_CHKSM_ERROR_SHIFT                 7
1299 /* from frame cracker output. for either TCP or UDP */
1300 #define PARSING_ERR_FLAGS_ANY_HDR_L4_IP_LEN_MISMTCH_MASK          0x1
1301 #define PARSING_ERR_FLAGS_ANY_HDR_L4_IP_LEN_MISMTCH_SHIFT         8
1302 /* from frame cracker output */
1303 #define PARSING_ERR_FLAGS_ZERO_UDP_IP_V6_CHKSM_MASK               0x1
1304 #define PARSING_ERR_FLAGS_ZERO_UDP_IP_V6_CHKSM_SHIFT              9
1305 /* cksm calculated and value isn't 0xffff or L4-cksm-wasnt-calculated for any
1306  * reason, like: udp/ipv4 checksum is 0 etc.
1307  */
1308 #define PARSING_ERR_FLAGS_INNER_L4_CHKSM_ERROR_MASK               0x1
1309 #define PARSING_ERR_FLAGS_INNER_L4_CHKSM_ERROR_SHIFT              10
1310 /* from frame cracker output */
1311 #define PARSING_ERR_FLAGS_ANY_HDR_ZERO_TTL_OR_HOP_LIM_MASK        0x1
1312 #define PARSING_ERR_FLAGS_ANY_HDR_ZERO_TTL_OR_HOP_LIM_SHIFT       11
1313 /* from frame cracker output */
1314 #define PARSING_ERR_FLAGS_NON_8021Q_TAG_EXISTS_IN_BOTH_HDRS_MASK  0x1
1315 #define PARSING_ERR_FLAGS_NON_8021Q_TAG_EXISTS_IN_BOTH_HDRS_SHIFT 12
1316 /* set if geneve option size was over 32 byte */
1317 #define PARSING_ERR_FLAGS_GENEVE_OPTION_OVERSIZED_MASK            0x1
1318 #define PARSING_ERR_FLAGS_GENEVE_OPTION_OVERSIZED_SHIFT           13
1319 /* from frame cracker output */
1320 #define PARSING_ERR_FLAGS_TUNNEL_IP_V4_CHKSM_ERROR_MASK           0x1
1321 #define PARSING_ERR_FLAGS_TUNNEL_IP_V4_CHKSM_ERROR_SHIFT          14
1322 /* from frame cracker output */
1323 #define PARSING_ERR_FLAGS_TUNNEL_L4_CHKSM_ERROR_MASK              0x1
1324 #define PARSING_ERR_FLAGS_TUNNEL_L4_CHKSM_ERROR_SHIFT             15
1325 };
1326
1327
1328 /*
1329  * Pb context
1330  */
1331 struct pb_context {
1332         __le32 crc[4];
1333 };
1334
1335 /* Concrete Function ID. */
1336 struct pxp_concrete_fid {
1337         __le16 fid;
1338 #define PXP_CONCRETE_FID_PFID_MASK     0xF /* Parent PFID */
1339 #define PXP_CONCRETE_FID_PFID_SHIFT    0
1340 #define PXP_CONCRETE_FID_PORT_MASK     0x3 /* port number */
1341 #define PXP_CONCRETE_FID_PORT_SHIFT    4
1342 #define PXP_CONCRETE_FID_PATH_MASK     0x1 /* path number */
1343 #define PXP_CONCRETE_FID_PATH_SHIFT    6
1344 #define PXP_CONCRETE_FID_VFVALID_MASK  0x1
1345 #define PXP_CONCRETE_FID_VFVALID_SHIFT 7
1346 #define PXP_CONCRETE_FID_VFID_MASK     0xFF
1347 #define PXP_CONCRETE_FID_VFID_SHIFT    8
1348 };
1349
1350 struct pxp_pretend_concrete_fid {
1351         __le16 fid;
1352 #define PXP_PRETEND_CONCRETE_FID_PFID_MASK      0xF
1353 #define PXP_PRETEND_CONCRETE_FID_PFID_SHIFT     0
1354 #define PXP_PRETEND_CONCRETE_FID_RESERVED_MASK  0x7
1355 #define PXP_PRETEND_CONCRETE_FID_RESERVED_SHIFT 4
1356 #define PXP_PRETEND_CONCRETE_FID_VFVALID_MASK   0x1
1357 #define PXP_PRETEND_CONCRETE_FID_VFVALID_SHIFT  7
1358 #define PXP_PRETEND_CONCRETE_FID_VFID_MASK      0xFF
1359 #define PXP_PRETEND_CONCRETE_FID_VFID_SHIFT     8
1360 };
1361
1362 union pxp_pretend_fid {
1363         struct pxp_pretend_concrete_fid concrete_fid;
1364         __le16                          opaque_fid;
1365 };
1366
1367 /* Pxp Pretend Command Register. */
1368 struct pxp_pretend_cmd {
1369         union pxp_pretend_fid   fid;
1370         __le16                  control;
1371 #define PXP_PRETEND_CMD_PATH_MASK              0x1
1372 #define PXP_PRETEND_CMD_PATH_SHIFT             0
1373 #define PXP_PRETEND_CMD_USE_PORT_MASK          0x1
1374 #define PXP_PRETEND_CMD_USE_PORT_SHIFT         1
1375 #define PXP_PRETEND_CMD_PORT_MASK              0x3
1376 #define PXP_PRETEND_CMD_PORT_SHIFT             2
1377 #define PXP_PRETEND_CMD_RESERVED0_MASK         0xF
1378 #define PXP_PRETEND_CMD_RESERVED0_SHIFT        4
1379 #define PXP_PRETEND_CMD_RESERVED1_MASK         0xF
1380 #define PXP_PRETEND_CMD_RESERVED1_SHIFT        8
1381 #define PXP_PRETEND_CMD_PRETEND_PATH_MASK      0x1
1382 #define PXP_PRETEND_CMD_PRETEND_PATH_SHIFT     12
1383 #define PXP_PRETEND_CMD_PRETEND_PORT_MASK      0x1
1384 #define PXP_PRETEND_CMD_PRETEND_PORT_SHIFT     13
1385 #define PXP_PRETEND_CMD_PRETEND_FUNCTION_MASK  0x1
1386 #define PXP_PRETEND_CMD_PRETEND_FUNCTION_SHIFT 14
1387 #define PXP_PRETEND_CMD_IS_CONCRETE_MASK       0x1
1388 #define PXP_PRETEND_CMD_IS_CONCRETE_SHIFT      15
1389 };
1390
1391 /* PTT Record in PXP Admin Window. */
1392 struct pxp_ptt_entry {
1393         __le32                  offset;
1394 #define PXP_PTT_ENTRY_OFFSET_MASK     0x7FFFFF
1395 #define PXP_PTT_ENTRY_OFFSET_SHIFT    0
1396 #define PXP_PTT_ENTRY_RESERVED0_MASK  0x1FF
1397 #define PXP_PTT_ENTRY_RESERVED0_SHIFT 23
1398         struct pxp_pretend_cmd  pretend;
1399 };
1400
1401
1402 /*
1403  * VF Zone A Permission Register.
1404  */
1405 struct pxp_vf_zone_a_permission {
1406         __le32 control;
1407 #define PXP_VF_ZONE_A_PERMISSION_VFID_MASK       0xFF
1408 #define PXP_VF_ZONE_A_PERMISSION_VFID_SHIFT      0
1409 #define PXP_VF_ZONE_A_PERMISSION_VALID_MASK      0x1
1410 #define PXP_VF_ZONE_A_PERMISSION_VALID_SHIFT     8
1411 #define PXP_VF_ZONE_A_PERMISSION_RESERVED0_MASK  0x7F
1412 #define PXP_VF_ZONE_A_PERMISSION_RESERVED0_SHIFT 9
1413 #define PXP_VF_ZONE_A_PERMISSION_RESERVED1_MASK  0xFFFF
1414 #define PXP_VF_ZONE_A_PERMISSION_RESERVED1_SHIFT 16
1415 };
1416
1417
1418 /*
1419  * Rdif context
1420  */
1421 struct rdif_task_context {
1422         __le32 initial_ref_tag;
1423         __le16 app_tag_value;
1424         __le16 app_tag_mask;
1425         u8 flags0;
1426 #define RDIF_TASK_CONTEXT_IGNORE_APP_TAG_MASK             0x1
1427 #define RDIF_TASK_CONTEXT_IGNORE_APP_TAG_SHIFT            0
1428 #define RDIF_TASK_CONTEXT_INITIAL_REF_TAG_VALID_MASK      0x1
1429 #define RDIF_TASK_CONTEXT_INITIAL_REF_TAG_VALID_SHIFT     1
1430 /* 0 = IP checksum, 1 = CRC */
1431 #define RDIF_TASK_CONTEXT_HOST_GUARD_TYPE_MASK            0x1
1432 #define RDIF_TASK_CONTEXT_HOST_GUARD_TYPE_SHIFT           2
1433 #define RDIF_TASK_CONTEXT_SET_ERROR_WITH_EOP_MASK         0x1
1434 #define RDIF_TASK_CONTEXT_SET_ERROR_WITH_EOP_SHIFT        3
1435 /* 1/2/3 - Protection Type */
1436 #define RDIF_TASK_CONTEXT_PROTECTION_TYPE_MASK            0x3
1437 #define RDIF_TASK_CONTEXT_PROTECTION_TYPE_SHIFT           4
1438 /* 0=0x0000, 1=0xffff */
1439 #define RDIF_TASK_CONTEXT_CRC_SEED_MASK                   0x1
1440 #define RDIF_TASK_CONTEXT_CRC_SEED_SHIFT                  6
1441 /* Keep reference tag constant */
1442 #define RDIF_TASK_CONTEXT_KEEP_REF_TAG_CONST_MASK         0x1
1443 #define RDIF_TASK_CONTEXT_KEEP_REF_TAG_CONST_SHIFT        7
1444         u8 partial_dif_data[7];
1445         __le16 partial_crc_value;
1446         __le16 partial_checksum_value;
1447         __le32 offset_in_io;
1448         __le16 flags1;
1449 #define RDIF_TASK_CONTEXT_VALIDATE_GUARD_MASK             0x1
1450 #define RDIF_TASK_CONTEXT_VALIDATE_GUARD_SHIFT            0
1451 #define RDIF_TASK_CONTEXT_VALIDATE_APP_TAG_MASK           0x1
1452 #define RDIF_TASK_CONTEXT_VALIDATE_APP_TAG_SHIFT          1
1453 #define RDIF_TASK_CONTEXT_VALIDATE_REF_TAG_MASK           0x1
1454 #define RDIF_TASK_CONTEXT_VALIDATE_REF_TAG_SHIFT          2
1455 #define RDIF_TASK_CONTEXT_FORWARD_GUARD_MASK              0x1
1456 #define RDIF_TASK_CONTEXT_FORWARD_GUARD_SHIFT             3
1457 #define RDIF_TASK_CONTEXT_FORWARD_APP_TAG_MASK            0x1
1458 #define RDIF_TASK_CONTEXT_FORWARD_APP_TAG_SHIFT           4
1459 #define RDIF_TASK_CONTEXT_FORWARD_REF_TAG_MASK            0x1
1460 #define RDIF_TASK_CONTEXT_FORWARD_REF_TAG_SHIFT           5
1461 /* 0=512B, 1=1KB, 2=2KB, 3=4KB, 4=8KB */
1462 #define RDIF_TASK_CONTEXT_INTERVAL_SIZE_MASK              0x7
1463 #define RDIF_TASK_CONTEXT_INTERVAL_SIZE_SHIFT             6
1464 /* 0=None, 1=DIF, 2=DIX */
1465 #define RDIF_TASK_CONTEXT_HOST_INTERFACE_MASK             0x3
1466 #define RDIF_TASK_CONTEXT_HOST_INTERFACE_SHIFT            9
1467 /* DIF tag right at the beginning of DIF interval */
1468 #define RDIF_TASK_CONTEXT_DIF_BEFORE_DATA_MASK            0x1
1469 #define RDIF_TASK_CONTEXT_DIF_BEFORE_DATA_SHIFT           11
1470 #define RDIF_TASK_CONTEXT_RESERVED0_MASK                  0x1
1471 #define RDIF_TASK_CONTEXT_RESERVED0_SHIFT                 12
1472 /* 0=None, 1=DIF */
1473 #define RDIF_TASK_CONTEXT_NETWORK_INTERFACE_MASK          0x1
1474 #define RDIF_TASK_CONTEXT_NETWORK_INTERFACE_SHIFT         13
1475 /* Forward application tag with mask */
1476 #define RDIF_TASK_CONTEXT_FORWARD_APP_TAG_WITH_MASK_MASK  0x1
1477 #define RDIF_TASK_CONTEXT_FORWARD_APP_TAG_WITH_MASK_SHIFT 14
1478 /* Forward reference tag with mask */
1479 #define RDIF_TASK_CONTEXT_FORWARD_REF_TAG_WITH_MASK_MASK  0x1
1480 #define RDIF_TASK_CONTEXT_FORWARD_REF_TAG_WITH_MASK_SHIFT 15
1481         __le16 state;
1482 #define RDIF_TASK_CONTEXT_RECEIVED_DIF_BYTES_LEFT_MASK    0xF
1483 #define RDIF_TASK_CONTEXT_RECEIVED_DIF_BYTES_LEFT_SHIFT   0
1484 #define RDIF_TASK_CONTEXT_TRANSMITED_DIF_BYTES_LEFT_MASK  0xF
1485 #define RDIF_TASK_CONTEXT_TRANSMITED_DIF_BYTES_LEFT_SHIFT 4
1486 #define RDIF_TASK_CONTEXT_ERROR_IN_IO_MASK                0x1
1487 #define RDIF_TASK_CONTEXT_ERROR_IN_IO_SHIFT               8
1488 #define RDIF_TASK_CONTEXT_CHECKSUM_OVERFLOW_MASK          0x1
1489 #define RDIF_TASK_CONTEXT_CHECKSUM_OVERFLOW_SHIFT         9
1490 /* mask for refernce tag handling */
1491 #define RDIF_TASK_CONTEXT_REF_TAG_MASK_MASK               0xF
1492 #define RDIF_TASK_CONTEXT_REF_TAG_MASK_SHIFT              10
1493 #define RDIF_TASK_CONTEXT_RESERVED1_MASK                  0x3
1494 #define RDIF_TASK_CONTEXT_RESERVED1_SHIFT                 14
1495         __le32 reserved2;
1496 };
1497
1498 /*
1499  * RSS hash type
1500  */
1501 enum rss_hash_type {
1502         RSS_HASH_TYPE_DEFAULT = 0,
1503         RSS_HASH_TYPE_IPV4 = 1,
1504         RSS_HASH_TYPE_TCP_IPV4 = 2,
1505         RSS_HASH_TYPE_IPV6 = 3,
1506         RSS_HASH_TYPE_TCP_IPV6 = 4,
1507         RSS_HASH_TYPE_UDP_IPV4 = 5,
1508         RSS_HASH_TYPE_UDP_IPV6 = 6,
1509         MAX_RSS_HASH_TYPE
1510 };
1511
1512 /*
1513  * status block structure
1514  */
1515 struct status_block {
1516         __le16 pi_array[PIS_PER_SB];
1517         __le32 sb_num;
1518 #define STATUS_BLOCK_SB_NUM_MASK      0x1FF
1519 #define STATUS_BLOCK_SB_NUM_SHIFT     0
1520 #define STATUS_BLOCK_ZERO_PAD_MASK    0x7F
1521 #define STATUS_BLOCK_ZERO_PAD_SHIFT   9
1522 #define STATUS_BLOCK_ZERO_PAD2_MASK   0xFFFF
1523 #define STATUS_BLOCK_ZERO_PAD2_SHIFT  16
1524         __le32 prod_index;
1525 #define STATUS_BLOCK_PROD_INDEX_MASK  0xFFFFFF
1526 #define STATUS_BLOCK_PROD_INDEX_SHIFT 0
1527 #define STATUS_BLOCK_ZERO_PAD3_MASK   0xFF
1528 #define STATUS_BLOCK_ZERO_PAD3_SHIFT  24
1529 };
1530
1531
1532 /*
1533  * Tdif context
1534  */
1535 struct tdif_task_context {
1536         __le32 initial_ref_tag;
1537         __le16 app_tag_value;
1538         __le16 app_tag_mask;
1539         __le16 partial_crc_value_b;
1540         __le16 partial_checksum_value_b;
1541         __le16 stateB;
1542 #define TDIF_TASK_CONTEXT_RECEIVED_DIF_BYTES_LEFT_B_MASK    0xF
1543 #define TDIF_TASK_CONTEXT_RECEIVED_DIF_BYTES_LEFT_B_SHIFT   0
1544 #define TDIF_TASK_CONTEXT_TRANSMITED_DIF_BYTES_LEFT_B_MASK  0xF
1545 #define TDIF_TASK_CONTEXT_TRANSMITED_DIF_BYTES_LEFT_B_SHIFT 4
1546 #define TDIF_TASK_CONTEXT_ERROR_IN_IO_B_MASK                0x1
1547 #define TDIF_TASK_CONTEXT_ERROR_IN_IO_B_SHIFT               8
1548 #define TDIF_TASK_CONTEXT_CHECKSUM_VERFLOW_MASK             0x1
1549 #define TDIF_TASK_CONTEXT_CHECKSUM_VERFLOW_SHIFT            9
1550 #define TDIF_TASK_CONTEXT_RESERVED0_MASK                    0x3F
1551 #define TDIF_TASK_CONTEXT_RESERVED0_SHIFT                   10
1552         u8 reserved1;
1553         u8 flags0;
1554 #define TDIF_TASK_CONTEXT_IGNORE_APP_TAG_MASK               0x1
1555 #define TDIF_TASK_CONTEXT_IGNORE_APP_TAG_SHIFT              0
1556 #define TDIF_TASK_CONTEXT_INITIAL_REF_TAG_VALID_MASK        0x1
1557 #define TDIF_TASK_CONTEXT_INITIAL_REF_TAG_VALID_SHIFT       1
1558 /* 0 = IP checksum, 1 = CRC */
1559 #define TDIF_TASK_CONTEXT_HOST_GUARD_TYPE_MASK              0x1
1560 #define TDIF_TASK_CONTEXT_HOST_GUARD_TYPE_SHIFT             2
1561 #define TDIF_TASK_CONTEXT_SET_ERROR_WITH_EOP_MASK           0x1
1562 #define TDIF_TASK_CONTEXT_SET_ERROR_WITH_EOP_SHIFT          3
1563 /* 1/2/3 - Protection Type */
1564 #define TDIF_TASK_CONTEXT_PROTECTION_TYPE_MASK              0x3
1565 #define TDIF_TASK_CONTEXT_PROTECTION_TYPE_SHIFT             4
1566 /* 0=0x0000, 1=0xffff */
1567 #define TDIF_TASK_CONTEXT_CRC_SEED_MASK                     0x1
1568 #define TDIF_TASK_CONTEXT_CRC_SEED_SHIFT                    6
1569 #define TDIF_TASK_CONTEXT_RESERVED2_MASK                    0x1
1570 #define TDIF_TASK_CONTEXT_RESERVED2_SHIFT                   7
1571         __le32 flags1;
1572 #define TDIF_TASK_CONTEXT_VALIDATE_GUARD_MASK               0x1
1573 #define TDIF_TASK_CONTEXT_VALIDATE_GUARD_SHIFT              0
1574 #define TDIF_TASK_CONTEXT_VALIDATE_APP_TAG_MASK             0x1
1575 #define TDIF_TASK_CONTEXT_VALIDATE_APP_TAG_SHIFT            1
1576 #define TDIF_TASK_CONTEXT_VALIDATE_REF_TAG_MASK             0x1
1577 #define TDIF_TASK_CONTEXT_VALIDATE_REF_TAG_SHIFT            2
1578 #define TDIF_TASK_CONTEXT_FORWARD_GUARD_MASK                0x1
1579 #define TDIF_TASK_CONTEXT_FORWARD_GUARD_SHIFT               3
1580 #define TDIF_TASK_CONTEXT_FORWARD_APP_TAG_MASK              0x1
1581 #define TDIF_TASK_CONTEXT_FORWARD_APP_TAG_SHIFT             4
1582 #define TDIF_TASK_CONTEXT_FORWARD_REF_TAG_MASK              0x1
1583 #define TDIF_TASK_CONTEXT_FORWARD_REF_TAG_SHIFT             5
1584 /* 0=512B, 1=1KB, 2=2KB, 3=4KB, 4=8KB */
1585 #define TDIF_TASK_CONTEXT_INTERVAL_SIZE_MASK                0x7
1586 #define TDIF_TASK_CONTEXT_INTERVAL_SIZE_SHIFT               6
1587 /* 0=None, 1=DIF, 2=DIX */
1588 #define TDIF_TASK_CONTEXT_HOST_INTERFACE_MASK               0x3
1589 #define TDIF_TASK_CONTEXT_HOST_INTERFACE_SHIFT              9
1590 /* DIF tag right at the beginning of DIF interval */
1591 #define TDIF_TASK_CONTEXT_DIF_BEFORE_DATA_MASK              0x1
1592 #define TDIF_TASK_CONTEXT_DIF_BEFORE_DATA_SHIFT             11
1593 #define TDIF_TASK_CONTEXT_RESERVED3_MASK                    0x1 /* reserved */
1594 #define TDIF_TASK_CONTEXT_RESERVED3_SHIFT                   12
1595 /* 0=None, 1=DIF */
1596 #define TDIF_TASK_CONTEXT_NETWORK_INTERFACE_MASK            0x1
1597 #define TDIF_TASK_CONTEXT_NETWORK_INTERFACE_SHIFT           13
1598 #define TDIF_TASK_CONTEXT_RECEIVED_DIF_BYTES_LEFT_A_MASK    0xF
1599 #define TDIF_TASK_CONTEXT_RECEIVED_DIF_BYTES_LEFT_A_SHIFT   14
1600 #define TDIF_TASK_CONTEXT_TRANSMITED_DIF_BYTES_LEFT_A_MASK  0xF
1601 #define TDIF_TASK_CONTEXT_TRANSMITED_DIF_BYTES_LEFT_A_SHIFT 18
1602 #define TDIF_TASK_CONTEXT_ERROR_IN_IO_A_MASK                0x1
1603 #define TDIF_TASK_CONTEXT_ERROR_IN_IO_A_SHIFT               22
1604 #define TDIF_TASK_CONTEXT_CHECKSUM_OVERFLOW_A_MASK          0x1
1605 #define TDIF_TASK_CONTEXT_CHECKSUM_OVERFLOW_A_SHIFT         23
1606 /* mask for refernce tag handling */
1607 #define TDIF_TASK_CONTEXT_REF_TAG_MASK_MASK                 0xF
1608 #define TDIF_TASK_CONTEXT_REF_TAG_MASK_SHIFT                24
1609 /* Forward application tag with mask */
1610 #define TDIF_TASK_CONTEXT_FORWARD_APP_TAG_WITH_MASK_MASK    0x1
1611 #define TDIF_TASK_CONTEXT_FORWARD_APP_TAG_WITH_MASK_SHIFT   28
1612 /* Forward reference tag with mask */
1613 #define TDIF_TASK_CONTEXT_FORWARD_REF_TAG_WITH_MASK_MASK    0x1
1614 #define TDIF_TASK_CONTEXT_FORWARD_REF_TAG_WITH_MASK_SHIFT   29
1615 /* Keep reference tag constant */
1616 #define TDIF_TASK_CONTEXT_KEEP_REF_TAG_CONST_MASK           0x1
1617 #define TDIF_TASK_CONTEXT_KEEP_REF_TAG_CONST_SHIFT          30
1618 #define TDIF_TASK_CONTEXT_RESERVED4_MASK                    0x1
1619 #define TDIF_TASK_CONTEXT_RESERVED4_SHIFT                   31
1620         __le32 offset_in_io_b;
1621         __le16 partial_crc_value_a;
1622         __le16 partial_checksum_value_a;
1623         __le32 offset_in_io_a;
1624         u8 partial_dif_data_a[8];
1625         u8 partial_dif_data_b[8];
1626 };
1627
1628
1629 /*
1630  * Timers context
1631  */
1632 struct timers_context {
1633         __le32 logical_client_0;
1634 /* Expiration time of logical client 0 */
1635 #define TIMERS_CONTEXT_EXPIRATIONTIMELC0_MASK     0x7FFFFFF
1636 #define TIMERS_CONTEXT_EXPIRATIONTIMELC0_SHIFT    0
1637 #define TIMERS_CONTEXT_RESERVED0_MASK             0x1
1638 #define TIMERS_CONTEXT_RESERVED0_SHIFT            27
1639 /* Valid bit of logical client 0 */
1640 #define TIMERS_CONTEXT_VALIDLC0_MASK              0x1
1641 #define TIMERS_CONTEXT_VALIDLC0_SHIFT             28
1642 /* Active bit of logical client 0 */
1643 #define TIMERS_CONTEXT_ACTIVELC0_MASK             0x1
1644 #define TIMERS_CONTEXT_ACTIVELC0_SHIFT            29
1645 #define TIMERS_CONTEXT_RESERVED1_MASK             0x3
1646 #define TIMERS_CONTEXT_RESERVED1_SHIFT            30
1647         __le32 logical_client_1;
1648 /* Expiration time of logical client 1 */
1649 #define TIMERS_CONTEXT_EXPIRATIONTIMELC1_MASK     0x7FFFFFF
1650 #define TIMERS_CONTEXT_EXPIRATIONTIMELC1_SHIFT    0
1651 #define TIMERS_CONTEXT_RESERVED2_MASK             0x1
1652 #define TIMERS_CONTEXT_RESERVED2_SHIFT            27
1653 /* Valid bit of logical client 1 */
1654 #define TIMERS_CONTEXT_VALIDLC1_MASK              0x1
1655 #define TIMERS_CONTEXT_VALIDLC1_SHIFT             28
1656 /* Active bit of logical client 1 */
1657 #define TIMERS_CONTEXT_ACTIVELC1_MASK             0x1
1658 #define TIMERS_CONTEXT_ACTIVELC1_SHIFT            29
1659 #define TIMERS_CONTEXT_RESERVED3_MASK             0x3
1660 #define TIMERS_CONTEXT_RESERVED3_SHIFT            30
1661         __le32 logical_client_2;
1662 /* Expiration time of logical client 2 */
1663 #define TIMERS_CONTEXT_EXPIRATIONTIMELC2_MASK     0x7FFFFFF
1664 #define TIMERS_CONTEXT_EXPIRATIONTIMELC2_SHIFT    0
1665 #define TIMERS_CONTEXT_RESERVED4_MASK             0x1
1666 #define TIMERS_CONTEXT_RESERVED4_SHIFT            27
1667 /* Valid bit of logical client 2 */
1668 #define TIMERS_CONTEXT_VALIDLC2_MASK              0x1
1669 #define TIMERS_CONTEXT_VALIDLC2_SHIFT             28
1670 /* Active bit of logical client 2 */
1671 #define TIMERS_CONTEXT_ACTIVELC2_MASK             0x1
1672 #define TIMERS_CONTEXT_ACTIVELC2_SHIFT            29
1673 #define TIMERS_CONTEXT_RESERVED5_MASK             0x3
1674 #define TIMERS_CONTEXT_RESERVED5_SHIFT            30
1675         __le32 host_expiration_fields;
1676 /* Expiration time on host (closest one) */
1677 #define TIMERS_CONTEXT_HOSTEXPRIRATIONVALUE_MASK  0x7FFFFFF
1678 #define TIMERS_CONTEXT_HOSTEXPRIRATIONVALUE_SHIFT 0
1679 #define TIMERS_CONTEXT_RESERVED6_MASK             0x1
1680 #define TIMERS_CONTEXT_RESERVED6_SHIFT            27
1681 /* Valid bit of host expiration */
1682 #define TIMERS_CONTEXT_HOSTEXPRIRATIONVALID_MASK  0x1
1683 #define TIMERS_CONTEXT_HOSTEXPRIRATIONVALID_SHIFT 28
1684 #define TIMERS_CONTEXT_RESERVED7_MASK             0x7
1685 #define TIMERS_CONTEXT_RESERVED7_SHIFT            29
1686 };
1687
1688
1689 /*
1690  * Enum for next_protocol field of tunnel_parsing_flags
1691  */
1692 enum tunnel_next_protocol {
1693         e_unknown = 0,
1694         e_l2 = 1,
1695         e_ipv4 = 2,
1696         e_ipv6 = 3,
1697         MAX_TUNNEL_NEXT_PROTOCOL
1698 };
1699
1700 #endif /* __COMMON_HSI__ */