net/sfc/base: add Medford2 support for external port numbers
[dpdk.git] / drivers / net / sfc / base / ef10_nic.c
1 /* SPDX-License-Identifier: BSD-3-Clause
2  *
3  * Copyright (c) 2012-2018 Solarflare Communications Inc.
4  * All rights reserved.
5  */
6
7 #include "efx.h"
8 #include "efx_impl.h"
9 #if EFSYS_OPT_MON_MCDI
10 #include "mcdi_mon.h"
11 #endif
12
13 #if EFSYS_OPT_HUNTINGTON || EFSYS_OPT_MEDFORD || EFSYS_OPT_MEDFORD2
14
15 #include "ef10_tlv_layout.h"
16
17         __checkReturn   efx_rc_t
18 efx_mcdi_get_port_assignment(
19         __in            efx_nic_t *enp,
20         __out           uint32_t *portp)
21 {
22         efx_mcdi_req_t req;
23         uint8_t payload[MAX(MC_CMD_GET_PORT_ASSIGNMENT_IN_LEN,
24                             MC_CMD_GET_PORT_ASSIGNMENT_OUT_LEN)];
25         efx_rc_t rc;
26
27         EFSYS_ASSERT(enp->en_family == EFX_FAMILY_HUNTINGTON ||
28             enp->en_family == EFX_FAMILY_MEDFORD ||
29             enp->en_family == EFX_FAMILY_MEDFORD2);
30
31         (void) memset(payload, 0, sizeof (payload));
32         req.emr_cmd = MC_CMD_GET_PORT_ASSIGNMENT;
33         req.emr_in_buf = payload;
34         req.emr_in_length = MC_CMD_GET_PORT_ASSIGNMENT_IN_LEN;
35         req.emr_out_buf = payload;
36         req.emr_out_length = MC_CMD_GET_PORT_ASSIGNMENT_OUT_LEN;
37
38         efx_mcdi_execute(enp, &req);
39
40         if (req.emr_rc != 0) {
41                 rc = req.emr_rc;
42                 goto fail1;
43         }
44
45         if (req.emr_out_length_used < MC_CMD_GET_PORT_ASSIGNMENT_OUT_LEN) {
46                 rc = EMSGSIZE;
47                 goto fail2;
48         }
49
50         *portp = MCDI_OUT_DWORD(req, GET_PORT_ASSIGNMENT_OUT_PORT);
51
52         return (0);
53
54 fail2:
55         EFSYS_PROBE(fail2);
56 fail1:
57         EFSYS_PROBE1(fail1, efx_rc_t, rc);
58
59         return (rc);
60 }
61
62         __checkReturn   efx_rc_t
63 efx_mcdi_get_port_modes(
64         __in            efx_nic_t *enp,
65         __out           uint32_t *modesp,
66         __out_opt       uint32_t *current_modep)
67 {
68         efx_mcdi_req_t req;
69         uint8_t payload[MAX(MC_CMD_GET_PORT_MODES_IN_LEN,
70                             MC_CMD_GET_PORT_MODES_OUT_LEN)];
71         efx_rc_t rc;
72
73         EFSYS_ASSERT(enp->en_family == EFX_FAMILY_HUNTINGTON ||
74             enp->en_family == EFX_FAMILY_MEDFORD ||
75             enp->en_family == EFX_FAMILY_MEDFORD2);
76
77         (void) memset(payload, 0, sizeof (payload));
78         req.emr_cmd = MC_CMD_GET_PORT_MODES;
79         req.emr_in_buf = payload;
80         req.emr_in_length = MC_CMD_GET_PORT_MODES_IN_LEN;
81         req.emr_out_buf = payload;
82         req.emr_out_length = MC_CMD_GET_PORT_MODES_OUT_LEN;
83
84         efx_mcdi_execute(enp, &req);
85
86         if (req.emr_rc != 0) {
87                 rc = req.emr_rc;
88                 goto fail1;
89         }
90
91         /*
92          * Require only Modes and DefaultMode fields, unless the current mode
93          * was requested (CurrentMode field was added for Medford).
94          */
95         if (req.emr_out_length_used <
96             MC_CMD_GET_PORT_MODES_OUT_CURRENT_MODE_OFST) {
97                 rc = EMSGSIZE;
98                 goto fail2;
99         }
100         if ((current_modep != NULL) && (req.emr_out_length_used <
101             MC_CMD_GET_PORT_MODES_OUT_CURRENT_MODE_OFST + 4)) {
102                 rc = EMSGSIZE;
103                 goto fail3;
104         }
105
106         *modesp = MCDI_OUT_DWORD(req, GET_PORT_MODES_OUT_MODES);
107
108         if (current_modep != NULL) {
109                 *current_modep = MCDI_OUT_DWORD(req,
110                                             GET_PORT_MODES_OUT_CURRENT_MODE);
111         }
112
113         return (0);
114
115 fail3:
116         EFSYS_PROBE(fail3);
117 fail2:
118         EFSYS_PROBE(fail2);
119 fail1:
120         EFSYS_PROBE1(fail1, efx_rc_t, rc);
121
122         return (rc);
123 }
124
125         __checkReturn   efx_rc_t
126 ef10_nic_get_port_mode_bandwidth(
127         __in            uint32_t port_mode,
128         __out           uint32_t *bandwidth_mbpsp)
129 {
130         uint32_t bandwidth;
131         efx_rc_t rc;
132
133         switch (port_mode) {
134         case TLV_PORT_MODE_10G:
135                 bandwidth = 10000;
136                 break;
137         case TLV_PORT_MODE_10G_10G:
138                 bandwidth = 10000 * 2;
139                 break;
140         case TLV_PORT_MODE_10G_10G_10G_10G:
141         case TLV_PORT_MODE_10G_10G_10G_10G_Q:
142         case TLV_PORT_MODE_10G_10G_10G_10G_Q1_Q2:
143         case TLV_PORT_MODE_10G_10G_10G_10G_Q2:
144                 bandwidth = 10000 * 4;
145                 break;
146         case TLV_PORT_MODE_40G:
147                 bandwidth = 40000;
148                 break;
149         case TLV_PORT_MODE_40G_40G:
150                 bandwidth = 40000 * 2;
151                 break;
152         case TLV_PORT_MODE_40G_10G_10G:
153         case TLV_PORT_MODE_10G_10G_40G:
154                 bandwidth = 40000 + (10000 * 2);
155                 break;
156         default:
157                 rc = EINVAL;
158                 goto fail1;
159         }
160
161         *bandwidth_mbpsp = bandwidth;
162
163         return (0);
164
165 fail1:
166         EFSYS_PROBE1(fail1, efx_rc_t, rc);
167
168         return (rc);
169 }
170
171 static  __checkReturn           efx_rc_t
172 efx_mcdi_vadaptor_alloc(
173         __in                    efx_nic_t *enp,
174         __in                    uint32_t port_id)
175 {
176         efx_mcdi_req_t req;
177         uint8_t payload[MAX(MC_CMD_VADAPTOR_ALLOC_IN_LEN,
178                             MC_CMD_VADAPTOR_ALLOC_OUT_LEN)];
179         efx_rc_t rc;
180
181         EFSYS_ASSERT3U(enp->en_vport_id, ==, EVB_PORT_ID_NULL);
182
183         (void) memset(payload, 0, sizeof (payload));
184         req.emr_cmd = MC_CMD_VADAPTOR_ALLOC;
185         req.emr_in_buf = payload;
186         req.emr_in_length = MC_CMD_VADAPTOR_ALLOC_IN_LEN;
187         req.emr_out_buf = payload;
188         req.emr_out_length = MC_CMD_VADAPTOR_ALLOC_OUT_LEN;
189
190         MCDI_IN_SET_DWORD(req, VADAPTOR_ALLOC_IN_UPSTREAM_PORT_ID, port_id);
191         MCDI_IN_POPULATE_DWORD_1(req, VADAPTOR_ALLOC_IN_FLAGS,
192             VADAPTOR_ALLOC_IN_FLAG_PERMIT_SET_MAC_WHEN_FILTERS_INSTALLED,
193             enp->en_nic_cfg.enc_allow_set_mac_with_installed_filters ? 1 : 0);
194
195         efx_mcdi_execute(enp, &req);
196
197         if (req.emr_rc != 0) {
198                 rc = req.emr_rc;
199                 goto fail1;
200         }
201
202         return (0);
203
204 fail1:
205         EFSYS_PROBE1(fail1, efx_rc_t, rc);
206
207         return (rc);
208 }
209
210 static  __checkReturn           efx_rc_t
211 efx_mcdi_vadaptor_free(
212         __in                    efx_nic_t *enp,
213         __in                    uint32_t port_id)
214 {
215         efx_mcdi_req_t req;
216         uint8_t payload[MAX(MC_CMD_VADAPTOR_FREE_IN_LEN,
217                             MC_CMD_VADAPTOR_FREE_OUT_LEN)];
218         efx_rc_t rc;
219
220         (void) memset(payload, 0, sizeof (payload));
221         req.emr_cmd = MC_CMD_VADAPTOR_FREE;
222         req.emr_in_buf = payload;
223         req.emr_in_length = MC_CMD_VADAPTOR_FREE_IN_LEN;
224         req.emr_out_buf = payload;
225         req.emr_out_length = MC_CMD_VADAPTOR_FREE_OUT_LEN;
226
227         MCDI_IN_SET_DWORD(req, VADAPTOR_FREE_IN_UPSTREAM_PORT_ID, port_id);
228
229         efx_mcdi_execute(enp, &req);
230
231         if (req.emr_rc != 0) {
232                 rc = req.emr_rc;
233                 goto fail1;
234         }
235
236         return (0);
237
238 fail1:
239         EFSYS_PROBE1(fail1, efx_rc_t, rc);
240
241         return (rc);
242 }
243
244         __checkReturn   efx_rc_t
245 efx_mcdi_get_mac_address_pf(
246         __in                    efx_nic_t *enp,
247         __out_ecount_opt(6)     uint8_t mac_addrp[6])
248 {
249         efx_mcdi_req_t req;
250         uint8_t payload[MAX(MC_CMD_GET_MAC_ADDRESSES_IN_LEN,
251                             MC_CMD_GET_MAC_ADDRESSES_OUT_LEN)];
252         efx_rc_t rc;
253
254         EFSYS_ASSERT(enp->en_family == EFX_FAMILY_HUNTINGTON ||
255             enp->en_family == EFX_FAMILY_MEDFORD ||
256             enp->en_family == EFX_FAMILY_MEDFORD2);
257
258         (void) memset(payload, 0, sizeof (payload));
259         req.emr_cmd = MC_CMD_GET_MAC_ADDRESSES;
260         req.emr_in_buf = payload;
261         req.emr_in_length = MC_CMD_GET_MAC_ADDRESSES_IN_LEN;
262         req.emr_out_buf = payload;
263         req.emr_out_length = MC_CMD_GET_MAC_ADDRESSES_OUT_LEN;
264
265         efx_mcdi_execute(enp, &req);
266
267         if (req.emr_rc != 0) {
268                 rc = req.emr_rc;
269                 goto fail1;
270         }
271
272         if (req.emr_out_length_used < MC_CMD_GET_MAC_ADDRESSES_OUT_LEN) {
273                 rc = EMSGSIZE;
274                 goto fail2;
275         }
276
277         if (MCDI_OUT_DWORD(req, GET_MAC_ADDRESSES_OUT_MAC_COUNT) < 1) {
278                 rc = ENOENT;
279                 goto fail3;
280         }
281
282         if (mac_addrp != NULL) {
283                 uint8_t *addrp;
284
285                 addrp = MCDI_OUT2(req, uint8_t,
286                     GET_MAC_ADDRESSES_OUT_MAC_ADDR_BASE);
287
288                 EFX_MAC_ADDR_COPY(mac_addrp, addrp);
289         }
290
291         return (0);
292
293 fail3:
294         EFSYS_PROBE(fail3);
295 fail2:
296         EFSYS_PROBE(fail2);
297 fail1:
298         EFSYS_PROBE1(fail1, efx_rc_t, rc);
299
300         return (rc);
301 }
302
303         __checkReturn   efx_rc_t
304 efx_mcdi_get_mac_address_vf(
305         __in                    efx_nic_t *enp,
306         __out_ecount_opt(6)     uint8_t mac_addrp[6])
307 {
308         efx_mcdi_req_t req;
309         uint8_t payload[MAX(MC_CMD_VPORT_GET_MAC_ADDRESSES_IN_LEN,
310                             MC_CMD_VPORT_GET_MAC_ADDRESSES_OUT_LENMAX)];
311         efx_rc_t rc;
312
313         EFSYS_ASSERT(enp->en_family == EFX_FAMILY_HUNTINGTON ||
314             enp->en_family == EFX_FAMILY_MEDFORD ||
315             enp->en_family == EFX_FAMILY_MEDFORD2);
316
317         (void) memset(payload, 0, sizeof (payload));
318         req.emr_cmd = MC_CMD_VPORT_GET_MAC_ADDRESSES;
319         req.emr_in_buf = payload;
320         req.emr_in_length = MC_CMD_VPORT_GET_MAC_ADDRESSES_IN_LEN;
321         req.emr_out_buf = payload;
322         req.emr_out_length = MC_CMD_VPORT_GET_MAC_ADDRESSES_OUT_LENMAX;
323
324         MCDI_IN_SET_DWORD(req, VPORT_GET_MAC_ADDRESSES_IN_VPORT_ID,
325             EVB_PORT_ID_ASSIGNED);
326
327         efx_mcdi_execute(enp, &req);
328
329         if (req.emr_rc != 0) {
330                 rc = req.emr_rc;
331                 goto fail1;
332         }
333
334         if (req.emr_out_length_used <
335             MC_CMD_VPORT_GET_MAC_ADDRESSES_OUT_LENMIN) {
336                 rc = EMSGSIZE;
337                 goto fail2;
338         }
339
340         if (MCDI_OUT_DWORD(req,
341                 VPORT_GET_MAC_ADDRESSES_OUT_MACADDR_COUNT) < 1) {
342                 rc = ENOENT;
343                 goto fail3;
344         }
345
346         if (mac_addrp != NULL) {
347                 uint8_t *addrp;
348
349                 addrp = MCDI_OUT2(req, uint8_t,
350                     VPORT_GET_MAC_ADDRESSES_OUT_MACADDR);
351
352                 EFX_MAC_ADDR_COPY(mac_addrp, addrp);
353         }
354
355         return (0);
356
357 fail3:
358         EFSYS_PROBE(fail3);
359 fail2:
360         EFSYS_PROBE(fail2);
361 fail1:
362         EFSYS_PROBE1(fail1, efx_rc_t, rc);
363
364         return (rc);
365 }
366
367         __checkReturn   efx_rc_t
368 efx_mcdi_get_clock(
369         __in            efx_nic_t *enp,
370         __out           uint32_t *sys_freqp,
371         __out           uint32_t *dpcpu_freqp)
372 {
373         efx_mcdi_req_t req;
374         uint8_t payload[MAX(MC_CMD_GET_CLOCK_IN_LEN,
375                             MC_CMD_GET_CLOCK_OUT_LEN)];
376         efx_rc_t rc;
377
378         EFSYS_ASSERT(enp->en_family == EFX_FAMILY_HUNTINGTON ||
379             enp->en_family == EFX_FAMILY_MEDFORD ||
380             enp->en_family == EFX_FAMILY_MEDFORD2);
381
382         (void) memset(payload, 0, sizeof (payload));
383         req.emr_cmd = MC_CMD_GET_CLOCK;
384         req.emr_in_buf = payload;
385         req.emr_in_length = MC_CMD_GET_CLOCK_IN_LEN;
386         req.emr_out_buf = payload;
387         req.emr_out_length = MC_CMD_GET_CLOCK_OUT_LEN;
388
389         efx_mcdi_execute(enp, &req);
390
391         if (req.emr_rc != 0) {
392                 rc = req.emr_rc;
393                 goto fail1;
394         }
395
396         if (req.emr_out_length_used < MC_CMD_GET_CLOCK_OUT_LEN) {
397                 rc = EMSGSIZE;
398                 goto fail2;
399         }
400
401         *sys_freqp = MCDI_OUT_DWORD(req, GET_CLOCK_OUT_SYS_FREQ);
402         if (*sys_freqp == 0) {
403                 rc = EINVAL;
404                 goto fail3;
405         }
406         *dpcpu_freqp = MCDI_OUT_DWORD(req, GET_CLOCK_OUT_DPCPU_FREQ);
407         if (*dpcpu_freqp == 0) {
408                 rc = EINVAL;
409                 goto fail4;
410         }
411
412         return (0);
413
414 fail4:
415         EFSYS_PROBE(fail4);
416 fail3:
417         EFSYS_PROBE(fail3);
418 fail2:
419         EFSYS_PROBE(fail2);
420 fail1:
421         EFSYS_PROBE1(fail1, efx_rc_t, rc);
422
423         return (rc);
424 }
425
426         __checkReturn   efx_rc_t
427 efx_mcdi_get_rxdp_config(
428         __in            efx_nic_t *enp,
429         __out           uint32_t *end_paddingp)
430 {
431         efx_mcdi_req_t req;
432         uint8_t payload[MAX(MC_CMD_GET_RXDP_CONFIG_IN_LEN,
433                             MC_CMD_GET_RXDP_CONFIG_OUT_LEN)];
434         uint32_t end_padding;
435         efx_rc_t rc;
436
437         memset(payload, 0, sizeof (payload));
438         req.emr_cmd = MC_CMD_GET_RXDP_CONFIG;
439         req.emr_in_buf = payload;
440         req.emr_in_length = MC_CMD_GET_RXDP_CONFIG_IN_LEN;
441         req.emr_out_buf = payload;
442         req.emr_out_length = MC_CMD_GET_RXDP_CONFIG_OUT_LEN;
443
444         efx_mcdi_execute(enp, &req);
445         if (req.emr_rc != 0) {
446                 rc = req.emr_rc;
447                 goto fail1;
448         }
449
450         if (MCDI_OUT_DWORD_FIELD(req, GET_RXDP_CONFIG_OUT_DATA,
451                                     GET_RXDP_CONFIG_OUT_PAD_HOST_DMA) == 0) {
452                 /* RX DMA end padding is disabled */
453                 end_padding = 0;
454         } else {
455                 switch (MCDI_OUT_DWORD_FIELD(req, GET_RXDP_CONFIG_OUT_DATA,
456                                             GET_RXDP_CONFIG_OUT_PAD_HOST_LEN)) {
457                 case MC_CMD_SET_RXDP_CONFIG_IN_PAD_HOST_64:
458                         end_padding = 64;
459                         break;
460                 case MC_CMD_SET_RXDP_CONFIG_IN_PAD_HOST_128:
461                         end_padding = 128;
462                         break;
463                 case MC_CMD_SET_RXDP_CONFIG_IN_PAD_HOST_256:
464                         end_padding = 256;
465                         break;
466                 default:
467                         rc = ENOTSUP;
468                         goto fail2;
469                 }
470         }
471
472         *end_paddingp = end_padding;
473
474         return (0);
475
476 fail2:
477         EFSYS_PROBE(fail2);
478 fail1:
479         EFSYS_PROBE1(fail1, efx_rc_t, rc);
480
481         return (rc);
482 }
483
484         __checkReturn   efx_rc_t
485 efx_mcdi_get_vector_cfg(
486         __in            efx_nic_t *enp,
487         __out_opt       uint32_t *vec_basep,
488         __out_opt       uint32_t *pf_nvecp,
489         __out_opt       uint32_t *vf_nvecp)
490 {
491         efx_mcdi_req_t req;
492         uint8_t payload[MAX(MC_CMD_GET_VECTOR_CFG_IN_LEN,
493                             MC_CMD_GET_VECTOR_CFG_OUT_LEN)];
494         efx_rc_t rc;
495
496         (void) memset(payload, 0, sizeof (payload));
497         req.emr_cmd = MC_CMD_GET_VECTOR_CFG;
498         req.emr_in_buf = payload;
499         req.emr_in_length = MC_CMD_GET_VECTOR_CFG_IN_LEN;
500         req.emr_out_buf = payload;
501         req.emr_out_length = MC_CMD_GET_VECTOR_CFG_OUT_LEN;
502
503         efx_mcdi_execute(enp, &req);
504
505         if (req.emr_rc != 0) {
506                 rc = req.emr_rc;
507                 goto fail1;
508         }
509
510         if (req.emr_out_length_used < MC_CMD_GET_VECTOR_CFG_OUT_LEN) {
511                 rc = EMSGSIZE;
512                 goto fail2;
513         }
514
515         if (vec_basep != NULL)
516                 *vec_basep = MCDI_OUT_DWORD(req, GET_VECTOR_CFG_OUT_VEC_BASE);
517         if (pf_nvecp != NULL)
518                 *pf_nvecp = MCDI_OUT_DWORD(req, GET_VECTOR_CFG_OUT_VECS_PER_PF);
519         if (vf_nvecp != NULL)
520                 *vf_nvecp = MCDI_OUT_DWORD(req, GET_VECTOR_CFG_OUT_VECS_PER_VF);
521
522         return (0);
523
524 fail2:
525         EFSYS_PROBE(fail2);
526 fail1:
527         EFSYS_PROBE1(fail1, efx_rc_t, rc);
528
529         return (rc);
530 }
531
532 static  __checkReturn   efx_rc_t
533 efx_mcdi_alloc_vis(
534         __in            efx_nic_t *enp,
535         __in            uint32_t min_vi_count,
536         __in            uint32_t max_vi_count,
537         __out           uint32_t *vi_basep,
538         __out           uint32_t *vi_countp,
539         __out           uint32_t *vi_shiftp)
540 {
541         efx_mcdi_req_t req;
542         uint8_t payload[MAX(MC_CMD_ALLOC_VIS_IN_LEN,
543                             MC_CMD_ALLOC_VIS_EXT_OUT_LEN)];
544         efx_rc_t rc;
545
546         if (vi_countp == NULL) {
547                 rc = EINVAL;
548                 goto fail1;
549         }
550
551         (void) memset(payload, 0, sizeof (payload));
552         req.emr_cmd = MC_CMD_ALLOC_VIS;
553         req.emr_in_buf = payload;
554         req.emr_in_length = MC_CMD_ALLOC_VIS_IN_LEN;
555         req.emr_out_buf = payload;
556         req.emr_out_length = MC_CMD_ALLOC_VIS_EXT_OUT_LEN;
557
558         MCDI_IN_SET_DWORD(req, ALLOC_VIS_IN_MIN_VI_COUNT, min_vi_count);
559         MCDI_IN_SET_DWORD(req, ALLOC_VIS_IN_MAX_VI_COUNT, max_vi_count);
560
561         efx_mcdi_execute(enp, &req);
562
563         if (req.emr_rc != 0) {
564                 rc = req.emr_rc;
565                 goto fail2;
566         }
567
568         if (req.emr_out_length_used < MC_CMD_ALLOC_VIS_OUT_LEN) {
569                 rc = EMSGSIZE;
570                 goto fail3;
571         }
572
573         *vi_basep = MCDI_OUT_DWORD(req, ALLOC_VIS_OUT_VI_BASE);
574         *vi_countp = MCDI_OUT_DWORD(req, ALLOC_VIS_OUT_VI_COUNT);
575
576         /* Report VI_SHIFT if available (always zero for Huntington) */
577         if (req.emr_out_length_used < MC_CMD_ALLOC_VIS_EXT_OUT_LEN)
578                 *vi_shiftp = 0;
579         else
580                 *vi_shiftp = MCDI_OUT_DWORD(req, ALLOC_VIS_EXT_OUT_VI_SHIFT);
581
582         return (0);
583
584 fail3:
585         EFSYS_PROBE(fail3);
586 fail2:
587         EFSYS_PROBE(fail2);
588 fail1:
589         EFSYS_PROBE1(fail1, efx_rc_t, rc);
590
591         return (rc);
592 }
593
594
595 static  __checkReturn   efx_rc_t
596 efx_mcdi_free_vis(
597         __in            efx_nic_t *enp)
598 {
599         efx_mcdi_req_t req;
600         efx_rc_t rc;
601
602         EFX_STATIC_ASSERT(MC_CMD_FREE_VIS_IN_LEN == 0);
603         EFX_STATIC_ASSERT(MC_CMD_FREE_VIS_OUT_LEN == 0);
604
605         req.emr_cmd = MC_CMD_FREE_VIS;
606         req.emr_in_buf = NULL;
607         req.emr_in_length = 0;
608         req.emr_out_buf = NULL;
609         req.emr_out_length = 0;
610
611         efx_mcdi_execute_quiet(enp, &req);
612
613         /* Ignore ELREADY (no allocated VIs, so nothing to free) */
614         if ((req.emr_rc != 0) && (req.emr_rc != EALREADY)) {
615                 rc = req.emr_rc;
616                 goto fail1;
617         }
618
619         return (0);
620
621 fail1:
622         EFSYS_PROBE1(fail1, efx_rc_t, rc);
623
624         return (rc);
625 }
626
627
628 static  __checkReturn   efx_rc_t
629 efx_mcdi_alloc_piobuf(
630         __in            efx_nic_t *enp,
631         __out           efx_piobuf_handle_t *handlep)
632 {
633         efx_mcdi_req_t req;
634         uint8_t payload[MAX(MC_CMD_ALLOC_PIOBUF_IN_LEN,
635                             MC_CMD_ALLOC_PIOBUF_OUT_LEN)];
636         efx_rc_t rc;
637
638         if (handlep == NULL) {
639                 rc = EINVAL;
640                 goto fail1;
641         }
642
643         (void) memset(payload, 0, sizeof (payload));
644         req.emr_cmd = MC_CMD_ALLOC_PIOBUF;
645         req.emr_in_buf = payload;
646         req.emr_in_length = MC_CMD_ALLOC_PIOBUF_IN_LEN;
647         req.emr_out_buf = payload;
648         req.emr_out_length = MC_CMD_ALLOC_PIOBUF_OUT_LEN;
649
650         efx_mcdi_execute_quiet(enp, &req);
651
652         if (req.emr_rc != 0) {
653                 rc = req.emr_rc;
654                 goto fail2;
655         }
656
657         if (req.emr_out_length_used < MC_CMD_ALLOC_PIOBUF_OUT_LEN) {
658                 rc = EMSGSIZE;
659                 goto fail3;
660         }
661
662         *handlep = MCDI_OUT_DWORD(req, ALLOC_PIOBUF_OUT_PIOBUF_HANDLE);
663
664         return (0);
665
666 fail3:
667         EFSYS_PROBE(fail3);
668 fail2:
669         EFSYS_PROBE(fail2);
670 fail1:
671         EFSYS_PROBE1(fail1, efx_rc_t, rc);
672
673         return (rc);
674 }
675
676 static  __checkReturn   efx_rc_t
677 efx_mcdi_free_piobuf(
678         __in            efx_nic_t *enp,
679         __in            efx_piobuf_handle_t handle)
680 {
681         efx_mcdi_req_t req;
682         uint8_t payload[MAX(MC_CMD_FREE_PIOBUF_IN_LEN,
683                             MC_CMD_FREE_PIOBUF_OUT_LEN)];
684         efx_rc_t rc;
685
686         (void) memset(payload, 0, sizeof (payload));
687         req.emr_cmd = MC_CMD_FREE_PIOBUF;
688         req.emr_in_buf = payload;
689         req.emr_in_length = MC_CMD_FREE_PIOBUF_IN_LEN;
690         req.emr_out_buf = payload;
691         req.emr_out_length = MC_CMD_FREE_PIOBUF_OUT_LEN;
692
693         MCDI_IN_SET_DWORD(req, FREE_PIOBUF_IN_PIOBUF_HANDLE, handle);
694
695         efx_mcdi_execute_quiet(enp, &req);
696
697         if (req.emr_rc != 0) {
698                 rc = req.emr_rc;
699                 goto fail1;
700         }
701
702         return (0);
703
704 fail1:
705         EFSYS_PROBE1(fail1, efx_rc_t, rc);
706
707         return (rc);
708 }
709
710 static  __checkReturn   efx_rc_t
711 efx_mcdi_link_piobuf(
712         __in            efx_nic_t *enp,
713         __in            uint32_t vi_index,
714         __in            efx_piobuf_handle_t handle)
715 {
716         efx_mcdi_req_t req;
717         uint8_t payload[MAX(MC_CMD_LINK_PIOBUF_IN_LEN,
718                             MC_CMD_LINK_PIOBUF_OUT_LEN)];
719         efx_rc_t rc;
720
721         (void) memset(payload, 0, sizeof (payload));
722         req.emr_cmd = MC_CMD_LINK_PIOBUF;
723         req.emr_in_buf = payload;
724         req.emr_in_length = MC_CMD_LINK_PIOBUF_IN_LEN;
725         req.emr_out_buf = payload;
726         req.emr_out_length = MC_CMD_LINK_PIOBUF_OUT_LEN;
727
728         MCDI_IN_SET_DWORD(req, LINK_PIOBUF_IN_PIOBUF_HANDLE, handle);
729         MCDI_IN_SET_DWORD(req, LINK_PIOBUF_IN_TXQ_INSTANCE, vi_index);
730
731         efx_mcdi_execute(enp, &req);
732
733         if (req.emr_rc != 0) {
734                 rc = req.emr_rc;
735                 goto fail1;
736         }
737
738         return (0);
739
740 fail1:
741         EFSYS_PROBE1(fail1, efx_rc_t, rc);
742
743         return (rc);
744 }
745
746 static  __checkReturn   efx_rc_t
747 efx_mcdi_unlink_piobuf(
748         __in            efx_nic_t *enp,
749         __in            uint32_t vi_index)
750 {
751         efx_mcdi_req_t req;
752         uint8_t payload[MAX(MC_CMD_UNLINK_PIOBUF_IN_LEN,
753                             MC_CMD_UNLINK_PIOBUF_OUT_LEN)];
754         efx_rc_t rc;
755
756         (void) memset(payload, 0, sizeof (payload));
757         req.emr_cmd = MC_CMD_UNLINK_PIOBUF;
758         req.emr_in_buf = payload;
759         req.emr_in_length = MC_CMD_UNLINK_PIOBUF_IN_LEN;
760         req.emr_out_buf = payload;
761         req.emr_out_length = MC_CMD_UNLINK_PIOBUF_OUT_LEN;
762
763         MCDI_IN_SET_DWORD(req, UNLINK_PIOBUF_IN_TXQ_INSTANCE, vi_index);
764
765         efx_mcdi_execute_quiet(enp, &req);
766
767         if (req.emr_rc != 0) {
768                 rc = req.emr_rc;
769                 goto fail1;
770         }
771
772         return (0);
773
774 fail1:
775         EFSYS_PROBE1(fail1, efx_rc_t, rc);
776
777         return (rc);
778 }
779
780 static                  void
781 ef10_nic_alloc_piobufs(
782         __in            efx_nic_t *enp,
783         __in            uint32_t max_piobuf_count)
784 {
785         efx_piobuf_handle_t *handlep;
786         unsigned int i;
787
788         EFSYS_ASSERT3U(max_piobuf_count, <=,
789             EFX_ARRAY_SIZE(enp->en_arch.ef10.ena_piobuf_handle));
790
791         enp->en_arch.ef10.ena_piobuf_count = 0;
792
793         for (i = 0; i < max_piobuf_count; i++) {
794                 handlep = &enp->en_arch.ef10.ena_piobuf_handle[i];
795
796                 if (efx_mcdi_alloc_piobuf(enp, handlep) != 0)
797                         goto fail1;
798
799                 enp->en_arch.ef10.ena_pio_alloc_map[i] = 0;
800                 enp->en_arch.ef10.ena_piobuf_count++;
801         }
802
803         return;
804
805 fail1:
806         for (i = 0; i < enp->en_arch.ef10.ena_piobuf_count; i++) {
807                 handlep = &enp->en_arch.ef10.ena_piobuf_handle[i];
808
809                 efx_mcdi_free_piobuf(enp, *handlep);
810                 *handlep = EFX_PIOBUF_HANDLE_INVALID;
811         }
812         enp->en_arch.ef10.ena_piobuf_count = 0;
813 }
814
815
816 static                  void
817 ef10_nic_free_piobufs(
818         __in            efx_nic_t *enp)
819 {
820         efx_piobuf_handle_t *handlep;
821         unsigned int i;
822
823         for (i = 0; i < enp->en_arch.ef10.ena_piobuf_count; i++) {
824                 handlep = &enp->en_arch.ef10.ena_piobuf_handle[i];
825
826                 efx_mcdi_free_piobuf(enp, *handlep);
827                 *handlep = EFX_PIOBUF_HANDLE_INVALID;
828         }
829         enp->en_arch.ef10.ena_piobuf_count = 0;
830 }
831
832 /* Sub-allocate a block from a piobuf */
833         __checkReturn   efx_rc_t
834 ef10_nic_pio_alloc(
835         __inout         efx_nic_t *enp,
836         __out           uint32_t *bufnump,
837         __out           efx_piobuf_handle_t *handlep,
838         __out           uint32_t *blknump,
839         __out           uint32_t *offsetp,
840         __out           size_t *sizep)
841 {
842         efx_nic_cfg_t *encp = &enp->en_nic_cfg;
843         efx_drv_cfg_t *edcp = &enp->en_drv_cfg;
844         uint32_t blk_per_buf;
845         uint32_t buf, blk;
846         efx_rc_t rc;
847
848         EFSYS_ASSERT(enp->en_family == EFX_FAMILY_HUNTINGTON ||
849             enp->en_family == EFX_FAMILY_MEDFORD ||
850             enp->en_family == EFX_FAMILY_MEDFORD2);
851         EFSYS_ASSERT(bufnump);
852         EFSYS_ASSERT(handlep);
853         EFSYS_ASSERT(blknump);
854         EFSYS_ASSERT(offsetp);
855         EFSYS_ASSERT(sizep);
856
857         if ((edcp->edc_pio_alloc_size == 0) ||
858             (enp->en_arch.ef10.ena_piobuf_count == 0)) {
859                 rc = ENOMEM;
860                 goto fail1;
861         }
862         blk_per_buf = encp->enc_piobuf_size / edcp->edc_pio_alloc_size;
863
864         for (buf = 0; buf < enp->en_arch.ef10.ena_piobuf_count; buf++) {
865                 uint32_t *map = &enp->en_arch.ef10.ena_pio_alloc_map[buf];
866
867                 if (~(*map) == 0)
868                         continue;
869
870                 EFSYS_ASSERT3U(blk_per_buf, <=, (8 * sizeof (*map)));
871                 for (blk = 0; blk < blk_per_buf; blk++) {
872                         if ((*map & (1u << blk)) == 0) {
873                                 *map |= (1u << blk);
874                                 goto done;
875                         }
876                 }
877         }
878         rc = ENOMEM;
879         goto fail2;
880
881 done:
882         *handlep = enp->en_arch.ef10.ena_piobuf_handle[buf];
883         *bufnump = buf;
884         *blknump = blk;
885         *sizep = edcp->edc_pio_alloc_size;
886         *offsetp = blk * (*sizep);
887
888         return (0);
889
890 fail2:
891         EFSYS_PROBE(fail2);
892 fail1:
893         EFSYS_PROBE1(fail1, efx_rc_t, rc);
894
895         return (rc);
896 }
897
898 /* Free a piobuf sub-allocated block */
899         __checkReturn   efx_rc_t
900 ef10_nic_pio_free(
901         __inout         efx_nic_t *enp,
902         __in            uint32_t bufnum,
903         __in            uint32_t blknum)
904 {
905         uint32_t *map;
906         efx_rc_t rc;
907
908         if ((bufnum >= enp->en_arch.ef10.ena_piobuf_count) ||
909             (blknum >= (8 * sizeof (*map)))) {
910                 rc = EINVAL;
911                 goto fail1;
912         }
913
914         map = &enp->en_arch.ef10.ena_pio_alloc_map[bufnum];
915         if ((*map & (1u << blknum)) == 0) {
916                 rc = ENOENT;
917                 goto fail2;
918         }
919         *map &= ~(1u << blknum);
920
921         return (0);
922
923 fail2:
924         EFSYS_PROBE(fail2);
925 fail1:
926         EFSYS_PROBE1(fail1, efx_rc_t, rc);
927
928         return (rc);
929 }
930
931         __checkReturn   efx_rc_t
932 ef10_nic_pio_link(
933         __inout         efx_nic_t *enp,
934         __in            uint32_t vi_index,
935         __in            efx_piobuf_handle_t handle)
936 {
937         return (efx_mcdi_link_piobuf(enp, vi_index, handle));
938 }
939
940         __checkReturn   efx_rc_t
941 ef10_nic_pio_unlink(
942         __inout         efx_nic_t *enp,
943         __in            uint32_t vi_index)
944 {
945         return (efx_mcdi_unlink_piobuf(enp, vi_index));
946 }
947
948 static  __checkReturn   efx_rc_t
949 ef10_mcdi_get_pf_count(
950         __in            efx_nic_t *enp,
951         __out           uint32_t *pf_countp)
952 {
953         efx_mcdi_req_t req;
954         uint8_t payload[MAX(MC_CMD_GET_PF_COUNT_IN_LEN,
955                             MC_CMD_GET_PF_COUNT_OUT_LEN)];
956         efx_rc_t rc;
957
958         (void) memset(payload, 0, sizeof (payload));
959         req.emr_cmd = MC_CMD_GET_PF_COUNT;
960         req.emr_in_buf = payload;
961         req.emr_in_length = MC_CMD_GET_PF_COUNT_IN_LEN;
962         req.emr_out_buf = payload;
963         req.emr_out_length = MC_CMD_GET_PF_COUNT_OUT_LEN;
964
965         efx_mcdi_execute(enp, &req);
966
967         if (req.emr_rc != 0) {
968                 rc = req.emr_rc;
969                 goto fail1;
970         }
971
972         if (req.emr_out_length_used < MC_CMD_GET_PF_COUNT_OUT_LEN) {
973                 rc = EMSGSIZE;
974                 goto fail2;
975         }
976
977         *pf_countp = *MCDI_OUT(req, uint8_t,
978                                 MC_CMD_GET_PF_COUNT_OUT_PF_COUNT_OFST);
979
980         EFSYS_ASSERT(*pf_countp != 0);
981
982         return (0);
983
984 fail2:
985         EFSYS_PROBE(fail2);
986 fail1:
987         EFSYS_PROBE1(fail1, efx_rc_t, rc);
988
989         return (rc);
990 }
991
992 static  __checkReturn   efx_rc_t
993 ef10_get_datapath_caps(
994         __in            efx_nic_t *enp)
995 {
996         efx_nic_cfg_t *encp = &(enp->en_nic_cfg);
997         efx_mcdi_req_t req;
998         uint8_t payload[MAX(MC_CMD_GET_CAPABILITIES_IN_LEN,
999                             MC_CMD_GET_CAPABILITIES_V4_OUT_LEN)];
1000         efx_rc_t rc;
1001
1002         if ((rc = ef10_mcdi_get_pf_count(enp, &encp->enc_hw_pf_count)) != 0)
1003                 goto fail1;
1004
1005
1006         (void) memset(payload, 0, sizeof (payload));
1007         req.emr_cmd = MC_CMD_GET_CAPABILITIES;
1008         req.emr_in_buf = payload;
1009         req.emr_in_length = MC_CMD_GET_CAPABILITIES_IN_LEN;
1010         req.emr_out_buf = payload;
1011         req.emr_out_length = MC_CMD_GET_CAPABILITIES_V4_OUT_LEN;
1012
1013         efx_mcdi_execute_quiet(enp, &req);
1014
1015         if (req.emr_rc != 0) {
1016                 rc = req.emr_rc;
1017                 goto fail2;
1018         }
1019
1020         if (req.emr_out_length_used < MC_CMD_GET_CAPABILITIES_OUT_LEN) {
1021                 rc = EMSGSIZE;
1022                 goto fail3;
1023         }
1024
1025 #define CAP_FLAGS1(_req, _flag)                                         \
1026         (MCDI_OUT_DWORD((_req), GET_CAPABILITIES_OUT_FLAGS1) &          \
1027         (1u << (MC_CMD_GET_CAPABILITIES_V2_OUT_ ## _flag ## _LBN)))
1028
1029 #define CAP_FLAGS2(_req, _flag)                                         \
1030         (((_req).emr_out_length_used >= MC_CMD_GET_CAPABILITIES_V2_OUT_LEN) && \
1031             (MCDI_OUT_DWORD((_req), GET_CAPABILITIES_V2_OUT_FLAGS2) &   \
1032             (1u << (MC_CMD_GET_CAPABILITIES_V2_OUT_ ## _flag ## _LBN))))
1033
1034         /*
1035          * Huntington RXDP firmware inserts a 0 or 14 byte prefix.
1036          * We only support the 14 byte prefix here.
1037          */
1038         if (CAP_FLAGS1(req, RX_PREFIX_LEN_14) == 0) {
1039                 rc = ENOTSUP;
1040                 goto fail4;
1041         }
1042         encp->enc_rx_prefix_size = 14;
1043
1044         /* Check if the firmware supports TSO */
1045         if (CAP_FLAGS1(req, TX_TSO))
1046                 encp->enc_fw_assisted_tso_enabled = B_TRUE;
1047         else
1048                 encp->enc_fw_assisted_tso_enabled = B_FALSE;
1049
1050         /* Check if the firmware supports FATSOv2 */
1051         if (CAP_FLAGS2(req, TX_TSO_V2)) {
1052                 encp->enc_fw_assisted_tso_v2_enabled = B_TRUE;
1053                 encp->enc_fw_assisted_tso_v2_n_contexts = MCDI_OUT_WORD(req,
1054                     GET_CAPABILITIES_V2_OUT_TX_TSO_V2_N_CONTEXTS);
1055         } else {
1056                 encp->enc_fw_assisted_tso_v2_enabled = B_FALSE;
1057                 encp->enc_fw_assisted_tso_v2_n_contexts = 0;
1058         }
1059
1060         /* Check if the firmware has vadapter/vport/vswitch support */
1061         if (CAP_FLAGS1(req, EVB))
1062                 encp->enc_datapath_cap_evb = B_TRUE;
1063         else
1064                 encp->enc_datapath_cap_evb = B_FALSE;
1065
1066         /* Check if the firmware supports VLAN insertion */
1067         if (CAP_FLAGS1(req, TX_VLAN_INSERTION))
1068                 encp->enc_hw_tx_insert_vlan_enabled = B_TRUE;
1069         else
1070                 encp->enc_hw_tx_insert_vlan_enabled = B_FALSE;
1071
1072         /* Check if the firmware supports RX event batching */
1073         if (CAP_FLAGS1(req, RX_BATCHING))
1074                 encp->enc_rx_batching_enabled = B_TRUE;
1075         else
1076                 encp->enc_rx_batching_enabled = B_FALSE;
1077
1078         /*
1079          * Even if batching isn't reported as supported, we may still get
1080          * batched events (see bug61153).
1081          */
1082         encp->enc_rx_batch_max = 16;
1083
1084         /* Check if the firmware supports disabling scatter on RXQs */
1085         if (CAP_FLAGS1(req, RX_DISABLE_SCATTER))
1086                 encp->enc_rx_disable_scatter_supported = B_TRUE;
1087         else
1088                 encp->enc_rx_disable_scatter_supported = B_FALSE;
1089
1090         /* Check if the firmware supports packed stream mode */
1091         if (CAP_FLAGS1(req, RX_PACKED_STREAM))
1092                 encp->enc_rx_packed_stream_supported = B_TRUE;
1093         else
1094                 encp->enc_rx_packed_stream_supported = B_FALSE;
1095
1096         /*
1097          * Check if the firmware supports configurable buffer sizes
1098          * for packed stream mode (otherwise buffer size is 1Mbyte)
1099          */
1100         if (CAP_FLAGS1(req, RX_PACKED_STREAM_VAR_BUFFERS))
1101                 encp->enc_rx_var_packed_stream_supported = B_TRUE;
1102         else
1103                 encp->enc_rx_var_packed_stream_supported = B_FALSE;
1104
1105         /* Check if the firmware supports set mac with running filters */
1106         if (CAP_FLAGS1(req, VADAPTOR_PERMIT_SET_MAC_WHEN_FILTERS_INSTALLED))
1107                 encp->enc_allow_set_mac_with_installed_filters = B_TRUE;
1108         else
1109                 encp->enc_allow_set_mac_with_installed_filters = B_FALSE;
1110
1111         /*
1112          * Check if firmware supports the extended MC_CMD_SET_MAC, which allows
1113          * specifying which parameters to configure.
1114          */
1115         if (CAP_FLAGS1(req, SET_MAC_ENHANCED))
1116                 encp->enc_enhanced_set_mac_supported = B_TRUE;
1117         else
1118                 encp->enc_enhanced_set_mac_supported = B_FALSE;
1119
1120         /*
1121          * Check if firmware supports version 2 of MC_CMD_INIT_EVQ, which allows
1122          * us to let the firmware choose the settings to use on an EVQ.
1123          */
1124         if (CAP_FLAGS2(req, INIT_EVQ_V2))
1125                 encp->enc_init_evq_v2_supported = B_TRUE;
1126         else
1127                 encp->enc_init_evq_v2_supported = B_FALSE;
1128
1129         /*
1130          * Check if firmware-verified NVRAM updates must be used.
1131          *
1132          * The firmware trusted installer requires all NVRAM updates to use
1133          * version 2 of MC_CMD_NVRAM_UPDATE_START (to enable verified update)
1134          * and version 2 of MC_CMD_NVRAM_UPDATE_FINISH (to verify the updated
1135          * partition and report the result).
1136          */
1137         if (CAP_FLAGS2(req, NVRAM_UPDATE_REPORT_VERIFY_RESULT))
1138                 encp->enc_nvram_update_verify_result_supported = B_TRUE;
1139         else
1140                 encp->enc_nvram_update_verify_result_supported = B_FALSE;
1141
1142         /*
1143          * Check if firmware provides packet memory and Rx datapath
1144          * counters.
1145          */
1146         if (CAP_FLAGS1(req, PM_AND_RXDP_COUNTERS))
1147                 encp->enc_pm_and_rxdp_counters = B_TRUE;
1148         else
1149                 encp->enc_pm_and_rxdp_counters = B_FALSE;
1150
1151         /*
1152          * Check if the 40G MAC hardware is capable of reporting
1153          * statistics for Tx size bins.
1154          */
1155         if (CAP_FLAGS2(req, MAC_STATS_40G_TX_SIZE_BINS))
1156                 encp->enc_mac_stats_40g_tx_size_bins = B_TRUE;
1157         else
1158                 encp->enc_mac_stats_40g_tx_size_bins = B_FALSE;
1159
1160         /*
1161          * Check if firmware supports VXLAN and NVGRE tunnels.
1162          * The capability indicates Geneve protocol support as well.
1163          */
1164         if (CAP_FLAGS1(req, VXLAN_NVGRE)) {
1165                 encp->enc_tunnel_encapsulations_supported =
1166                     (1u << EFX_TUNNEL_PROTOCOL_VXLAN) |
1167                     (1u << EFX_TUNNEL_PROTOCOL_GENEVE) |
1168                     (1u << EFX_TUNNEL_PROTOCOL_NVGRE);
1169
1170                 EFX_STATIC_ASSERT(EFX_TUNNEL_MAXNENTRIES ==
1171                     MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_IN_ENTRIES_MAXNUM);
1172                 encp->enc_tunnel_config_udp_entries_max =
1173                     EFX_TUNNEL_MAXNENTRIES;
1174         } else {
1175                 encp->enc_tunnel_config_udp_entries_max = 0;
1176         }
1177
1178         /*
1179          * Check if firmware reports the VI window mode.
1180          * Medford2 has a variable VI window size (8K, 16K or 64K).
1181          * Medford and Huntington have a fixed 8K VI window size.
1182          */
1183         if (req.emr_out_length_used >= MC_CMD_GET_CAPABILITIES_V3_OUT_LEN) {
1184                 uint8_t mode =
1185                     MCDI_OUT_BYTE(req, GET_CAPABILITIES_V3_OUT_VI_WINDOW_MODE);
1186
1187                 switch (mode) {
1188                 case MC_CMD_GET_CAPABILITIES_V3_OUT_VI_WINDOW_MODE_8K:
1189                         encp->enc_vi_window_shift = EFX_VI_WINDOW_SHIFT_8K;
1190                         break;
1191                 case MC_CMD_GET_CAPABILITIES_V3_OUT_VI_WINDOW_MODE_16K:
1192                         encp->enc_vi_window_shift = EFX_VI_WINDOW_SHIFT_16K;
1193                         break;
1194                 case MC_CMD_GET_CAPABILITIES_V3_OUT_VI_WINDOW_MODE_64K:
1195                         encp->enc_vi_window_shift = EFX_VI_WINDOW_SHIFT_64K;
1196                         break;
1197                 default:
1198                         encp->enc_vi_window_shift = EFX_VI_WINDOW_SHIFT_INVALID;
1199                         break;
1200                 }
1201         } else if ((enp->en_family == EFX_FAMILY_HUNTINGTON) ||
1202                     (enp->en_family == EFX_FAMILY_MEDFORD)) {
1203                 /* Huntington and Medford have fixed 8K window size */
1204                 encp->enc_vi_window_shift = EFX_VI_WINDOW_SHIFT_8K;
1205         } else {
1206                 encp->enc_vi_window_shift = EFX_VI_WINDOW_SHIFT_INVALID;
1207         }
1208
1209         /* Check if firmware supports extended MAC stats. */
1210         if (req.emr_out_length_used >= MC_CMD_GET_CAPABILITIES_V4_OUT_LEN) {
1211                 /* Extended stats buffer supported */
1212                 encp->enc_mac_stats_nstats = MCDI_OUT_WORD(req,
1213                     GET_CAPABILITIES_V4_OUT_MAC_STATS_NUM_STATS);
1214         } else {
1215                 /* Use Siena-compatible legacy MAC stats */
1216                 encp->enc_mac_stats_nstats = MC_CMD_MAC_NSTATS;
1217         }
1218
1219         if (encp->enc_mac_stats_nstats >= MC_CMD_MAC_NSTATS_V2)
1220                 encp->enc_fec_counters = B_TRUE;
1221         else
1222                 encp->enc_fec_counters = B_FALSE;
1223
1224 #undef CAP_FLAGS1
1225 #undef CAP_FLAGS2
1226
1227         return (0);
1228
1229 fail4:
1230         EFSYS_PROBE(fail4);
1231 fail3:
1232         EFSYS_PROBE(fail3);
1233 fail2:
1234         EFSYS_PROBE(fail2);
1235 fail1:
1236         EFSYS_PROBE1(fail1, efx_rc_t, rc);
1237
1238         return (rc);
1239 }
1240
1241
1242 #define EF10_LEGACY_PF_PRIVILEGE_MASK                                   \
1243         (MC_CMD_PRIVILEGE_MASK_IN_GRP_ADMIN                     |       \
1244         MC_CMD_PRIVILEGE_MASK_IN_GRP_LINK                       |       \
1245         MC_CMD_PRIVILEGE_MASK_IN_GRP_ONLOAD                     |       \
1246         MC_CMD_PRIVILEGE_MASK_IN_GRP_PTP                        |       \
1247         MC_CMD_PRIVILEGE_MASK_IN_GRP_INSECURE_FILTERS           |       \
1248         MC_CMD_PRIVILEGE_MASK_IN_GRP_MAC_SPOOFING               |       \
1249         MC_CMD_PRIVILEGE_MASK_IN_GRP_UNICAST                    |       \
1250         MC_CMD_PRIVILEGE_MASK_IN_GRP_MULTICAST                  |       \
1251         MC_CMD_PRIVILEGE_MASK_IN_GRP_BROADCAST                  |       \
1252         MC_CMD_PRIVILEGE_MASK_IN_GRP_ALL_MULTICAST              |       \
1253         MC_CMD_PRIVILEGE_MASK_IN_GRP_PROMISCUOUS)
1254
1255 #define EF10_LEGACY_VF_PRIVILEGE_MASK   0
1256
1257
1258         __checkReturn           efx_rc_t
1259 ef10_get_privilege_mask(
1260         __in                    efx_nic_t *enp,
1261         __out                   uint32_t *maskp)
1262 {
1263         efx_nic_cfg_t *encp = &(enp->en_nic_cfg);
1264         uint32_t mask;
1265         efx_rc_t rc;
1266
1267         if ((rc = efx_mcdi_privilege_mask(enp, encp->enc_pf, encp->enc_vf,
1268                                             &mask)) != 0) {
1269                 if (rc != ENOTSUP)
1270                         goto fail1;
1271
1272                 /* Fallback for old firmware without privilege mask support */
1273                 if (EFX_PCI_FUNCTION_IS_PF(encp)) {
1274                         /* Assume PF has admin privilege */
1275                         mask = EF10_LEGACY_PF_PRIVILEGE_MASK;
1276                 } else {
1277                         /* VF is always unprivileged by default */
1278                         mask = EF10_LEGACY_VF_PRIVILEGE_MASK;
1279                 }
1280         }
1281
1282         *maskp = mask;
1283
1284         return (0);
1285
1286 fail1:
1287         EFSYS_PROBE1(fail1, efx_rc_t, rc);
1288
1289         return (rc);
1290 }
1291
1292
1293 /*
1294  * Table of mapping schemes from port number to external number.
1295  *
1296  * Each port number ultimately corresponds to a connector: either as part of
1297  * a cable assembly attached to a module inserted in an SFP+/QSFP+ cage on
1298  * the board, or fixed to the board (e.g. 10GBASE-T magjack on SFN5121T
1299  * "Salina"). In general:
1300  *
1301  * Port number (0-based)
1302  *     |
1303  *   port mapping (n:1)
1304  *     |
1305  *     v
1306  * External port number (normally 1-based)
1307  *     |
1308  *   fixed (1:1) or cable assembly (1:m)
1309  *     |
1310  *     v
1311  * Connector
1312  *
1313  * The external numbering refers to the cages or magjacks on the board,
1314  * as visibly annotated on the board or back panel. This table describes
1315  * how to determine which external cage/magjack corresponds to the port
1316  * numbers used by the driver.
1317  *
1318  * The count of adjacent port numbers that map to each external number,
1319  * and the offset in the numbering, is determined by the chip family and
1320  * current port mode.
1321  *
1322  * For the Huntington family, the current port mode cannot be discovered,
1323  * but a single mapping is used by all modes for a given chip variant,
1324  * so the mapping used is instead the last match in the table to the full
1325  * set of port modes to which the NIC can be configured. Therefore the
1326  * ordering of entries in the mapping table is significant.
1327  */
1328 static struct ef10_external_port_map_s {
1329         efx_family_t    family;
1330         uint32_t        modes_mask;
1331         int32_t         count;
1332         int32_t         offset;
1333 }       __ef10_external_port_mappings[] = {
1334         /*
1335          * Modes used by Huntington family controllers where each port
1336          * number maps to a separate cage.
1337          * SFN7x22F (Torino):
1338          *      port 0 -> cage 1
1339          *      port 1 -> cage 2
1340          * SFN7xx4F (Pavia):
1341          *      port 0 -> cage 1
1342          *      port 1 -> cage 2
1343          *      port 2 -> cage 3
1344          *      port 3 -> cage 4
1345          */
1346         {
1347                 EFX_FAMILY_HUNTINGTON,
1348                 (1U << TLV_PORT_MODE_10G) |                     /* mode 0 */
1349                 (1U << TLV_PORT_MODE_10G_10G) |                 /* mode 2 */
1350                 (1U << TLV_PORT_MODE_10G_10G_10G_10G),          /* mode 4 */
1351                 1,      /* ports per cage */
1352                 1       /* first cage */
1353         },
1354         /*
1355          * Modes which for Huntington identify a chip variant where 2
1356          * adjacent port numbers map to each cage.
1357          * SFN7x42Q (Monza):
1358          *      port 0 -> cage 1
1359          *      port 1 -> cage 1
1360          *      port 2 -> cage 2
1361          *      port 3 -> cage 2
1362          */
1363         {
1364                 EFX_FAMILY_HUNTINGTON,
1365                 (1U << TLV_PORT_MODE_40G) |                     /* mode 1 */
1366                 (1U << TLV_PORT_MODE_40G_40G) |                 /* mode 3 */
1367                 (1U << TLV_PORT_MODE_40G_10G_10G) |             /* mode 6 */
1368                 (1U << TLV_PORT_MODE_10G_10G_40G),              /* mode 7 */
1369                 2,      /* ports per cage */
1370                 1       /* first cage */
1371         },
1372         /*
1373          * Modes that on Medford allocate each port number to a separate
1374          * cage.
1375          *      port 0 -> cage 1
1376          *      port 1 -> cage 2
1377          *      port 2 -> cage 3
1378          *      port 3 -> cage 4
1379          */
1380         {
1381                 EFX_FAMILY_MEDFORD,
1382                 (1U << TLV_PORT_MODE_10G) |                     /* mode 0 */
1383                 (1U << TLV_PORT_MODE_10G_10G),                  /* mode 2 */
1384                 1,      /* ports per cage */
1385                 1       /* first cage */
1386         },
1387         /*
1388          * Modes that on Medford allocate 2 adjacent port numbers to each
1389          * cage.
1390          *      port 0 -> cage 1
1391          *      port 1 -> cage 1
1392          *      port 2 -> cage 2
1393          *      port 3 -> cage 2
1394          */
1395         {
1396                 EFX_FAMILY_MEDFORD,
1397                 (1U << TLV_PORT_MODE_40G) |                     /* mode 1 */
1398                 (1U << TLV_PORT_MODE_40G_40G) |                 /* mode 3 */
1399                 (1U << TLV_PORT_MODE_40G_10G_10G) |             /* mode 6 */
1400                 (1U << TLV_PORT_MODE_10G_10G_40G) |             /* mode 7 */
1401                 /* Do not use 10G_10G_10G_10G_Q1_Q2 (see bug63270) */
1402                 (1U << TLV_PORT_MODE_10G_10G_10G_10G_Q1_Q2),    /* mode 9 */
1403                 2,      /* ports per cage */
1404                 1       /* first cage */
1405         },
1406         /*
1407          * Modes that on Medford allocate 4 adjacent port numbers to each
1408          * connector, starting on cage 1.
1409          *      port 0 -> cage 1
1410          *      port 1 -> cage 1
1411          *      port 2 -> cage 1
1412          *      port 3 -> cage 1
1413          */
1414         {
1415                 EFX_FAMILY_MEDFORD,
1416                 (1U << TLV_PORT_MODE_10G_10G_10G_10G_Q) |       /* mode 5 */
1417                 /* Do not use 10G_10G_10G_10G_Q1 (see bug63270) */
1418                 (1U << TLV_PORT_MODE_10G_10G_10G_10G_Q1),       /* mode 4 */
1419                 4,      /* ports per cage */
1420                 1       /* first cage */
1421         },
1422         /*
1423          * Modes that on Medford allocate 4 adjacent port numbers to each
1424          * connector, starting on cage 2.
1425          *      port 0 -> cage 2
1426          *      port 1 -> cage 2
1427          *      port 2 -> cage 2
1428          *      port 3 -> cage 2
1429          */
1430         {
1431                 EFX_FAMILY_MEDFORD,
1432                 (1U << TLV_PORT_MODE_10G_10G_10G_10G_Q2),       /* mode 8 */
1433                 4,      /* ports per cage */
1434                 2       /* first cage */
1435         },
1436         /*
1437          * Modes that on Medford2 allocate each port number to a separate
1438          * cage.
1439          *      port 0 -> cage 1
1440          *      port 1 -> cage 2
1441          *      port 2 -> cage 3
1442          *      port 3 -> cage 4
1443          */
1444         {
1445                 EFX_FAMILY_MEDFORD2,
1446                 (1U << TLV_PORT_MODE_1x1_NA) |                  /* mode 0 */
1447                 (1U << TLV_PORT_MODE_1x4_NA) |                  /* mode 1 */
1448                 (1U << TLV_PORT_MODE_1x1_1x1) |                 /* mode 2 */
1449                 (1U << TLV_PORT_MODE_1x2_NA) |                  /* mode 10 */
1450                 (1U << TLV_PORT_MODE_1x2_1x2) |                 /* mode 12 */
1451                 (1U << TLV_PORT_MODE_1x4_1x2) |                 /* mode 15 */
1452                 (1U << TLV_PORT_MODE_1x2_1x4),                  /* mode 16 */
1453                 1,      /* ports per cage */
1454                 1       /* first cage */
1455         },
1456         /*
1457          * FIXME: Some port modes are not representable in this mapping:
1458          *  - TLV_PORT_MODE_1x2_2x1 (mode 17):
1459          *      port 0 -> cage 1
1460          *      port 1 -> cage 2
1461          *      port 2 -> cage 2
1462          */
1463         /*
1464          * Modes that on Medford2 allocate 2 adjacent port numbers to each
1465          * cage, starting on cage 1.
1466          *      port 0 -> cage 1
1467          *      port 1 -> cage 1
1468          *      port 2 -> cage 2
1469          *      port 3 -> cage 2
1470          */
1471         {
1472                 EFX_FAMILY_MEDFORD2,
1473                 (1U << TLV_PORT_MODE_1x4_1x4) |                 /* mode 3 */
1474                 (1U << TLV_PORT_MODE_2x1_2x1) |                 /* mode 4 */
1475                 (1U << TLV_PORT_MODE_1x4_2x1) |                 /* mode 6 */
1476                 (1U << TLV_PORT_MODE_2x1_1x4) |                 /* mode 7 */
1477                 (1U << TLV_PORT_MODE_2x2_NA) |                  /* mode 13 */
1478                 (1U << TLV_PORT_MODE_2x1_1x2),                  /* mode 18 */
1479                 2,      /* ports per cage */
1480                 1       /* first cage */
1481         },
1482         /*
1483          * Modes that on Medford2 allocate 2 adjacent port numbers to each
1484          * cage, starting on cage 2.
1485          *      port 0 -> cage 2
1486          *      port 1 -> cage 2
1487          */
1488         {
1489                 EFX_FAMILY_MEDFORD2,
1490                 (1U << TLV_PORT_MODE_NA_2x2),                   /* mode 14 */
1491                 2,      /* ports per cage */
1492                 2       /* first cage */
1493         },
1494         /*
1495          * Modes that on Medford2 allocate 4 adjacent port numbers to each
1496          * connector, starting on cage 1.
1497          *      port 0 -> cage 1
1498          *      port 1 -> cage 1
1499          *      port 2 -> cage 1
1500          *      port 3 -> cage 1
1501          */
1502         {
1503                 EFX_FAMILY_MEDFORD2,
1504                 (1U << TLV_PORT_MODE_4x1_NA),                   /* mode 5 */
1505                 4,      /* ports per cage */
1506                 1       /* first cage */
1507         },
1508         /*
1509          * Modes that on Medford2 allocate 4 adjacent port numbers to each
1510          * connector, starting on cage 2.
1511          *      port 0 -> cage 2
1512          *      port 1 -> cage 2
1513          *      port 2 -> cage 2
1514          *      port 3 -> cage 2
1515          */
1516         {
1517                 EFX_FAMILY_MEDFORD2,
1518                 (1U << TLV_PORT_MODE_NA_4x1) |                  /* mode 8 */
1519                 (1U << TLV_PORT_MODE_NA_1x2),                   /* mode 11 */
1520                 4,      /* ports per cage */
1521                 2       /* first cage */
1522         },
1523 };
1524
1525 static  __checkReturn   efx_rc_t
1526 ef10_external_port_mapping(
1527         __in            efx_nic_t *enp,
1528         __in            uint32_t port,
1529         __out           uint8_t *external_portp)
1530 {
1531         efx_rc_t rc;
1532         int i;
1533         uint32_t port_modes;
1534         uint32_t matches;
1535         uint32_t current;
1536         int32_t count = 1; /* Default 1-1 mapping */
1537         int32_t offset = 1; /* Default starting external port number */
1538
1539         if ((rc = efx_mcdi_get_port_modes(enp, &port_modes, &current)) != 0) {
1540                 /*
1541                  * No current port mode information (i.e. Huntington)
1542                  * - infer mapping from available modes
1543                  */
1544                 if ((rc = efx_mcdi_get_port_modes(enp,
1545                             &port_modes, NULL)) != 0) {
1546                         /*
1547                          * No port mode information available
1548                          * - use default mapping
1549                          */
1550                         goto out;
1551                 }
1552         } else {
1553                 /* Only need to scan the current mode */
1554                 port_modes = 1 << current;
1555         }
1556
1557         /*
1558          * Infer the internal port -> external number mapping from
1559          * the possible port modes for this NIC.
1560          */
1561         for (i = 0; i < EFX_ARRAY_SIZE(__ef10_external_port_mappings); ++i) {
1562                 struct ef10_external_port_map_s *eepmp =
1563                     &__ef10_external_port_mappings[i];
1564                 if (eepmp->family != enp->en_family)
1565                         continue;
1566                 matches = (eepmp->modes_mask & port_modes);
1567                 if (matches != 0) {
1568                         /*
1569                          * Some modes match. For some Huntington boards
1570                          * there will be multiple matches. The mapping on the
1571                          * last match is used.
1572                          */
1573                         count = eepmp->count;
1574                         offset = eepmp->offset;
1575                         port_modes &= ~matches;
1576                 }
1577         }
1578
1579         if (port_modes != 0) {
1580                 /* Some advertised modes are not supported */
1581                 rc = ENOTSUP;
1582                 goto fail1;
1583         }
1584
1585 out:
1586         /*
1587          * Scale as required by last matched mode and then convert to
1588          * correctly offset numbering
1589          */
1590         *external_portp = (uint8_t)((port / count) + offset);
1591         return (0);
1592
1593 fail1:
1594         EFSYS_PROBE1(fail1, efx_rc_t, rc);
1595
1596         return (rc);
1597 }
1598
1599 static  __checkReturn   efx_rc_t
1600 ef10_nic_board_cfg(
1601         __in            efx_nic_t *enp)
1602 {
1603         const efx_nic_ops_t *enop = enp->en_enop;
1604         efx_mcdi_iface_t *emip = &(enp->en_mcdi.em_emip);
1605         efx_nic_cfg_t *encp = &(enp->en_nic_cfg);
1606         ef10_link_state_t els;
1607         efx_port_t *epp = &(enp->en_port);
1608         uint32_t board_type = 0;
1609         uint32_t base, nvec;
1610         uint32_t port;
1611         uint32_t mask;
1612         uint32_t pf;
1613         uint32_t vf;
1614         uint8_t mac_addr[6] = { 0 };
1615         efx_rc_t rc;
1616
1617         /* Get the (zero-based) MCDI port number */
1618         if ((rc = efx_mcdi_get_port_assignment(enp, &port)) != 0)
1619                 goto fail1;
1620
1621         /* EFX MCDI interface uses one-based port numbers */
1622         emip->emi_port = port + 1;
1623
1624         if ((rc = ef10_external_port_mapping(enp, port,
1625                     &encp->enc_external_port)) != 0)
1626                 goto fail2;
1627
1628         /*
1629          * Get PCIe function number from firmware (used for
1630          * per-function privilege and dynamic config info).
1631          *  - PCIe PF: pf = PF number, vf = 0xffff.
1632          *  - PCIe VF: pf = parent PF, vf = VF number.
1633          */
1634         if ((rc = efx_mcdi_get_function_info(enp, &pf, &vf)) != 0)
1635                 goto fail3;
1636
1637         encp->enc_pf = pf;
1638         encp->enc_vf = vf;
1639
1640         /* MAC address for this function */
1641         if (EFX_PCI_FUNCTION_IS_PF(encp)) {
1642                 rc = efx_mcdi_get_mac_address_pf(enp, mac_addr);
1643 #if EFSYS_OPT_ALLOW_UNCONFIGURED_NIC
1644                 /*
1645                  * Disable static config checking, ONLY for manufacturing test
1646                  * and setup at the factory, to allow the static config to be
1647                  * installed.
1648                  */
1649 #else /* EFSYS_OPT_ALLOW_UNCONFIGURED_NIC */
1650                 if ((rc == 0) && (mac_addr[0] & 0x02)) {
1651                         /*
1652                          * If the static config does not include a global MAC
1653                          * address pool then the board may return a locally
1654                          * administered MAC address (this should only happen on
1655                          * incorrectly programmed boards).
1656                          */
1657                         rc = EINVAL;
1658                 }
1659 #endif /* EFSYS_OPT_ALLOW_UNCONFIGURED_NIC */
1660         } else {
1661                 rc = efx_mcdi_get_mac_address_vf(enp, mac_addr);
1662         }
1663         if (rc != 0)
1664                 goto fail4;
1665
1666         EFX_MAC_ADDR_COPY(encp->enc_mac_addr, mac_addr);
1667
1668         /* Board configuration (legacy) */
1669         rc = efx_mcdi_get_board_cfg(enp, &board_type, NULL, NULL);
1670         if (rc != 0) {
1671                 /* Unprivileged functions may not be able to read board cfg */
1672                 if (rc == EACCES)
1673                         board_type = 0;
1674                 else
1675                         goto fail5;
1676         }
1677
1678         encp->enc_board_type = board_type;
1679         encp->enc_clk_mult = 1; /* not used for EF10 */
1680
1681         /* Fill out fields in enp->en_port and enp->en_nic_cfg from MCDI */
1682         if ((rc = efx_mcdi_get_phy_cfg(enp)) != 0)
1683                 goto fail6;
1684
1685         /* Obtain the default PHY advertised capabilities */
1686         if ((rc = ef10_phy_get_link(enp, &els)) != 0)
1687                 goto fail7;
1688         epp->ep_default_adv_cap_mask = els.els_adv_cap_mask;
1689         epp->ep_adv_cap_mask = els.els_adv_cap_mask;
1690
1691         /* Check capabilities of running datapath firmware */
1692         if ((rc = ef10_get_datapath_caps(enp)) != 0)
1693                 goto fail8;
1694
1695         /* Alignment for WPTR updates */
1696         encp->enc_rx_push_align = EF10_RX_WPTR_ALIGN;
1697
1698         /*
1699          * Maximum number of exclusive RSS contexts. EF10 hardware supports 64
1700          * in total, but 6 are reserved for shared contexts. They are a global
1701          * resource so not all may be available.
1702          */
1703         encp->enc_rx_scale_max_exclusive_contexts = 64 - 6;
1704
1705         encp->enc_tx_dma_desc_size_max = EFX_MASK32(ESF_DZ_RX_KER_BYTE_CNT);
1706         /* No boundary crossing limits */
1707         encp->enc_tx_dma_desc_boundary = 0;
1708
1709         /*
1710          * Maximum number of bytes into the frame the TCP header can start for
1711          * firmware assisted TSO to work.
1712          */
1713         encp->enc_tx_tso_tcp_header_offset_limit = EF10_TCP_HEADER_OFFSET_LIMIT;
1714
1715         /*
1716          * Set resource limits for MC_CMD_ALLOC_VIS. Note that we cannot use
1717          * MC_CMD_GET_RESOURCE_LIMITS here as that reports the available
1718          * resources (allocated to this PCIe function), which is zero until
1719          * after we have allocated VIs.
1720          */
1721         encp->enc_evq_limit = 1024;
1722         encp->enc_rxq_limit = EFX_RXQ_LIMIT_TARGET;
1723         encp->enc_txq_limit = EFX_TXQ_LIMIT_TARGET;
1724
1725         encp->enc_buftbl_limit = 0xFFFFFFFF;
1726
1727         /* Get interrupt vector limits */
1728         if ((rc = efx_mcdi_get_vector_cfg(enp, &base, &nvec, NULL)) != 0) {
1729                 if (EFX_PCI_FUNCTION_IS_PF(encp))
1730                         goto fail9;
1731
1732                 /* Ignore error (cannot query vector limits from a VF). */
1733                 base = 0;
1734                 nvec = 1024;
1735         }
1736         encp->enc_intr_vec_base = base;
1737         encp->enc_intr_limit = nvec;
1738
1739         /*
1740          * Get the current privilege mask. Note that this may be modified
1741          * dynamically, so this value is informational only. DO NOT use
1742          * the privilege mask to check for sufficient privileges, as that
1743          * can result in time-of-check/time-of-use bugs.
1744          */
1745         if ((rc = ef10_get_privilege_mask(enp, &mask)) != 0)
1746                 goto fail10;
1747         encp->enc_privilege_mask = mask;
1748
1749         /* Get remaining controller-specific board config */
1750         if ((rc = enop->eno_board_cfg(enp)) != 0)
1751                 if (rc != EACCES)
1752                         goto fail11;
1753
1754         return (0);
1755
1756 fail11:
1757         EFSYS_PROBE(fail11);
1758 fail10:
1759         EFSYS_PROBE(fail10);
1760 fail9:
1761         EFSYS_PROBE(fail9);
1762 fail8:
1763         EFSYS_PROBE(fail8);
1764 fail7:
1765         EFSYS_PROBE(fail7);
1766 fail6:
1767         EFSYS_PROBE(fail6);
1768 fail5:
1769         EFSYS_PROBE(fail5);
1770 fail4:
1771         EFSYS_PROBE(fail4);
1772 fail3:
1773         EFSYS_PROBE(fail3);
1774 fail2:
1775         EFSYS_PROBE(fail2);
1776 fail1:
1777         EFSYS_PROBE1(fail1, efx_rc_t, rc);
1778
1779         return (rc);
1780 }
1781
1782         __checkReturn   efx_rc_t
1783 ef10_nic_probe(
1784         __in            efx_nic_t *enp)
1785 {
1786         efx_nic_cfg_t *encp = &(enp->en_nic_cfg);
1787         efx_drv_cfg_t *edcp = &(enp->en_drv_cfg);
1788         efx_rc_t rc;
1789
1790         EFSYS_ASSERT(enp->en_family == EFX_FAMILY_HUNTINGTON ||
1791             enp->en_family == EFX_FAMILY_MEDFORD ||
1792             enp->en_family == EFX_FAMILY_MEDFORD2);
1793
1794         /* Read and clear any assertion state */
1795         if ((rc = efx_mcdi_read_assertion(enp)) != 0)
1796                 goto fail1;
1797
1798         /* Exit the assertion handler */
1799         if ((rc = efx_mcdi_exit_assertion_handler(enp)) != 0)
1800                 if (rc != EACCES)
1801                         goto fail2;
1802
1803         if ((rc = efx_mcdi_drv_attach(enp, B_TRUE)) != 0)
1804                 goto fail3;
1805
1806         if ((rc = ef10_nic_board_cfg(enp)) != 0)
1807                 goto fail4;
1808
1809         /*
1810          * Set default driver config limits (based on board config).
1811          *
1812          * FIXME: For now allocate a fixed number of VIs which is likely to be
1813          * sufficient and small enough to allow multiple functions on the same
1814          * port.
1815          */
1816         edcp->edc_min_vi_count = edcp->edc_max_vi_count =
1817             MIN(128, MAX(encp->enc_rxq_limit, encp->enc_txq_limit));
1818
1819         /* The client driver must configure and enable PIO buffer support */
1820         edcp->edc_max_piobuf_count = 0;
1821         edcp->edc_pio_alloc_size = 0;
1822
1823 #if EFSYS_OPT_MAC_STATS
1824         /* Wipe the MAC statistics */
1825         if ((rc = efx_mcdi_mac_stats_clear(enp)) != 0)
1826                 goto fail5;
1827 #endif
1828
1829 #if EFSYS_OPT_LOOPBACK
1830         if ((rc = efx_mcdi_get_loopback_modes(enp)) != 0)
1831                 goto fail6;
1832 #endif
1833
1834 #if EFSYS_OPT_MON_STATS
1835         if ((rc = mcdi_mon_cfg_build(enp)) != 0) {
1836                 /* Unprivileged functions do not have access to sensors */
1837                 if (rc != EACCES)
1838                         goto fail7;
1839         }
1840 #endif
1841
1842         encp->enc_features = enp->en_features;
1843
1844         return (0);
1845
1846 #if EFSYS_OPT_MON_STATS
1847 fail7:
1848         EFSYS_PROBE(fail7);
1849 #endif
1850 #if EFSYS_OPT_LOOPBACK
1851 fail6:
1852         EFSYS_PROBE(fail6);
1853 #endif
1854 #if EFSYS_OPT_MAC_STATS
1855 fail5:
1856         EFSYS_PROBE(fail5);
1857 #endif
1858 fail4:
1859         EFSYS_PROBE(fail4);
1860 fail3:
1861         EFSYS_PROBE(fail3);
1862 fail2:
1863         EFSYS_PROBE(fail2);
1864 fail1:
1865         EFSYS_PROBE1(fail1, efx_rc_t, rc);
1866
1867         return (rc);
1868 }
1869
1870         __checkReturn   efx_rc_t
1871 ef10_nic_set_drv_limits(
1872         __inout         efx_nic_t *enp,
1873         __in            efx_drv_limits_t *edlp)
1874 {
1875         efx_nic_cfg_t *encp = &(enp->en_nic_cfg);
1876         efx_drv_cfg_t *edcp = &(enp->en_drv_cfg);
1877         uint32_t min_evq_count, max_evq_count;
1878         uint32_t min_rxq_count, max_rxq_count;
1879         uint32_t min_txq_count, max_txq_count;
1880         efx_rc_t rc;
1881
1882         if (edlp == NULL) {
1883                 rc = EINVAL;
1884                 goto fail1;
1885         }
1886
1887         /* Get minimum required and maximum usable VI limits */
1888         min_evq_count = MIN(edlp->edl_min_evq_count, encp->enc_evq_limit);
1889         min_rxq_count = MIN(edlp->edl_min_rxq_count, encp->enc_rxq_limit);
1890         min_txq_count = MIN(edlp->edl_min_txq_count, encp->enc_txq_limit);
1891
1892         edcp->edc_min_vi_count =
1893             MAX(min_evq_count, MAX(min_rxq_count, min_txq_count));
1894
1895         max_evq_count = MIN(edlp->edl_max_evq_count, encp->enc_evq_limit);
1896         max_rxq_count = MIN(edlp->edl_max_rxq_count, encp->enc_rxq_limit);
1897         max_txq_count = MIN(edlp->edl_max_txq_count, encp->enc_txq_limit);
1898
1899         edcp->edc_max_vi_count =
1900             MAX(max_evq_count, MAX(max_rxq_count, max_txq_count));
1901
1902         /*
1903          * Check limits for sub-allocated piobuf blocks.
1904          * PIO is optional, so don't fail if the limits are incorrect.
1905          */
1906         if ((encp->enc_piobuf_size == 0) ||
1907             (encp->enc_piobuf_limit == 0) ||
1908             (edlp->edl_min_pio_alloc_size == 0) ||
1909             (edlp->edl_min_pio_alloc_size > encp->enc_piobuf_size)) {
1910                 /* Disable PIO */
1911                 edcp->edc_max_piobuf_count = 0;
1912                 edcp->edc_pio_alloc_size = 0;
1913         } else {
1914                 uint32_t blk_size, blk_count, blks_per_piobuf;
1915
1916                 blk_size =
1917                     MAX(edlp->edl_min_pio_alloc_size,
1918                             encp->enc_piobuf_min_alloc_size);
1919
1920                 blks_per_piobuf = encp->enc_piobuf_size / blk_size;
1921                 EFSYS_ASSERT3U(blks_per_piobuf, <=, 32);
1922
1923                 blk_count = (encp->enc_piobuf_limit * blks_per_piobuf);
1924
1925                 /* A zero max pio alloc count means unlimited */
1926                 if ((edlp->edl_max_pio_alloc_count > 0) &&
1927                     (edlp->edl_max_pio_alloc_count < blk_count)) {
1928                         blk_count = edlp->edl_max_pio_alloc_count;
1929                 }
1930
1931                 edcp->edc_pio_alloc_size = blk_size;
1932                 edcp->edc_max_piobuf_count =
1933                     (blk_count + (blks_per_piobuf - 1)) / blks_per_piobuf;
1934         }
1935
1936         return (0);
1937
1938 fail1:
1939         EFSYS_PROBE1(fail1, efx_rc_t, rc);
1940
1941         return (rc);
1942 }
1943
1944
1945         __checkReturn   efx_rc_t
1946 ef10_nic_reset(
1947         __in            efx_nic_t *enp)
1948 {
1949         efx_mcdi_req_t req;
1950         uint8_t payload[MAX(MC_CMD_ENTITY_RESET_IN_LEN,
1951                             MC_CMD_ENTITY_RESET_OUT_LEN)];
1952         efx_rc_t rc;
1953
1954         /* ef10_nic_reset() is called to recover from BADASSERT failures. */
1955         if ((rc = efx_mcdi_read_assertion(enp)) != 0)
1956                 goto fail1;
1957         if ((rc = efx_mcdi_exit_assertion_handler(enp)) != 0)
1958                 goto fail2;
1959
1960         (void) memset(payload, 0, sizeof (payload));
1961         req.emr_cmd = MC_CMD_ENTITY_RESET;
1962         req.emr_in_buf = payload;
1963         req.emr_in_length = MC_CMD_ENTITY_RESET_IN_LEN;
1964         req.emr_out_buf = payload;
1965         req.emr_out_length = MC_CMD_ENTITY_RESET_OUT_LEN;
1966
1967         MCDI_IN_POPULATE_DWORD_1(req, ENTITY_RESET_IN_FLAG,
1968             ENTITY_RESET_IN_FUNCTION_RESOURCE_RESET, 1);
1969
1970         efx_mcdi_execute(enp, &req);
1971
1972         if (req.emr_rc != 0) {
1973                 rc = req.emr_rc;
1974                 goto fail3;
1975         }
1976
1977         /* Clear RX/TX DMA queue errors */
1978         enp->en_reset_flags &= ~(EFX_RESET_RXQ_ERR | EFX_RESET_TXQ_ERR);
1979
1980         return (0);
1981
1982 fail3:
1983         EFSYS_PROBE(fail3);
1984 fail2:
1985         EFSYS_PROBE(fail2);
1986 fail1:
1987         EFSYS_PROBE1(fail1, efx_rc_t, rc);
1988
1989         return (rc);
1990 }
1991
1992         __checkReturn   efx_rc_t
1993 ef10_nic_init(
1994         __in            efx_nic_t *enp)
1995 {
1996         efx_drv_cfg_t *edcp = &(enp->en_drv_cfg);
1997         uint32_t min_vi_count, max_vi_count;
1998         uint32_t vi_count, vi_base, vi_shift;
1999         uint32_t i;
2000         uint32_t retry;
2001         uint32_t delay_us;
2002         uint32_t vi_window_size;
2003         efx_rc_t rc;
2004
2005         EFSYS_ASSERT(enp->en_family == EFX_FAMILY_HUNTINGTON ||
2006             enp->en_family == EFX_FAMILY_MEDFORD ||
2007             enp->en_family == EFX_FAMILY_MEDFORD2);
2008
2009         /* Enable reporting of some events (e.g. link change) */
2010         if ((rc = efx_mcdi_log_ctrl(enp)) != 0)
2011                 goto fail1;
2012
2013         /* Allocate (optional) on-chip PIO buffers */
2014         ef10_nic_alloc_piobufs(enp, edcp->edc_max_piobuf_count);
2015
2016         /*
2017          * For best performance, PIO writes should use a write-combined
2018          * (WC) memory mapping. Using a separate WC mapping for the PIO
2019          * aperture of each VI would be a burden to drivers (and not
2020          * possible if the host page size is >4Kbyte).
2021          *
2022          * To avoid this we use a single uncached (UC) mapping for VI
2023          * register access, and a single WC mapping for extra VIs used
2024          * for PIO writes.
2025          *
2026          * Each piobuf must be linked to a VI in the WC mapping, and to
2027          * each VI that is using a sub-allocated block from the piobuf.
2028          */
2029         min_vi_count = edcp->edc_min_vi_count;
2030         max_vi_count =
2031             edcp->edc_max_vi_count + enp->en_arch.ef10.ena_piobuf_count;
2032
2033         /* Ensure that the previously attached driver's VIs are freed */
2034         if ((rc = efx_mcdi_free_vis(enp)) != 0)
2035                 goto fail2;
2036
2037         /*
2038          * Reserve VI resources (EVQ+RXQ+TXQ) for this PCIe function. If this
2039          * fails then retrying the request for fewer VI resources may succeed.
2040          */
2041         vi_count = 0;
2042         if ((rc = efx_mcdi_alloc_vis(enp, min_vi_count, max_vi_count,
2043                     &vi_base, &vi_count, &vi_shift)) != 0)
2044                 goto fail3;
2045
2046         EFSYS_PROBE2(vi_alloc, uint32_t, vi_base, uint32_t, vi_count);
2047
2048         if (vi_count < min_vi_count) {
2049                 rc = ENOMEM;
2050                 goto fail4;
2051         }
2052
2053         enp->en_arch.ef10.ena_vi_base = vi_base;
2054         enp->en_arch.ef10.ena_vi_count = vi_count;
2055         enp->en_arch.ef10.ena_vi_shift = vi_shift;
2056
2057         if (vi_count < min_vi_count + enp->en_arch.ef10.ena_piobuf_count) {
2058                 /* Not enough extra VIs to map piobufs */
2059                 ef10_nic_free_piobufs(enp);
2060         }
2061
2062         enp->en_arch.ef10.ena_pio_write_vi_base =
2063             vi_count - enp->en_arch.ef10.ena_piobuf_count;
2064
2065         EFSYS_ASSERT3U(enp->en_nic_cfg.enc_vi_window_shift, !=,
2066             EFX_VI_WINDOW_SHIFT_INVALID);
2067         EFSYS_ASSERT3U(enp->en_nic_cfg.enc_vi_window_shift, <=,
2068             EFX_VI_WINDOW_SHIFT_64K);
2069         vi_window_size = 1U << enp->en_nic_cfg.enc_vi_window_shift;
2070
2071         /* Save UC memory mapping details */
2072         enp->en_arch.ef10.ena_uc_mem_map_offset = 0;
2073         if (enp->en_arch.ef10.ena_piobuf_count > 0) {
2074                 enp->en_arch.ef10.ena_uc_mem_map_size =
2075                     (vi_window_size *
2076                     enp->en_arch.ef10.ena_pio_write_vi_base);
2077         } else {
2078                 enp->en_arch.ef10.ena_uc_mem_map_size =
2079                     (vi_window_size *
2080                     enp->en_arch.ef10.ena_vi_count);
2081         }
2082
2083         /* Save WC memory mapping details */
2084         enp->en_arch.ef10.ena_wc_mem_map_offset =
2085             enp->en_arch.ef10.ena_uc_mem_map_offset +
2086             enp->en_arch.ef10.ena_uc_mem_map_size;
2087
2088         enp->en_arch.ef10.ena_wc_mem_map_size =
2089             (vi_window_size *
2090             enp->en_arch.ef10.ena_piobuf_count);
2091
2092         /* Link piobufs to extra VIs in WC mapping */
2093         if (enp->en_arch.ef10.ena_piobuf_count > 0) {
2094                 for (i = 0; i < enp->en_arch.ef10.ena_piobuf_count; i++) {
2095                         rc = efx_mcdi_link_piobuf(enp,
2096                             enp->en_arch.ef10.ena_pio_write_vi_base + i,
2097                             enp->en_arch.ef10.ena_piobuf_handle[i]);
2098                         if (rc != 0)
2099                                 break;
2100                 }
2101         }
2102
2103         /*
2104          * Allocate a vAdaptor attached to our upstream vPort/pPort.
2105          *
2106          * On a VF, this may fail with MC_CMD_ERR_NO_EVB_PORT (ENOENT) if the PF
2107          * driver has yet to bring up the EVB port. See bug 56147. In this case,
2108          * retry the request several times after waiting a while. The wait time
2109          * between retries starts small (10ms) and exponentially increases.
2110          * Total wait time is a little over two seconds. Retry logic in the
2111          * client driver may mean this whole loop is repeated if it continues to
2112          * fail.
2113          */
2114         retry = 0;
2115         delay_us = 10000;
2116         while ((rc = efx_mcdi_vadaptor_alloc(enp, EVB_PORT_ID_ASSIGNED)) != 0) {
2117                 if (EFX_PCI_FUNCTION_IS_PF(&enp->en_nic_cfg) ||
2118                     (rc != ENOENT)) {
2119                         /*
2120                          * Do not retry alloc for PF, or for other errors on
2121                          * a VF.
2122                          */
2123                         goto fail5;
2124                 }
2125
2126                 /* VF startup before PF is ready. Retry allocation. */
2127                 if (retry > 5) {
2128                         /* Too many attempts */
2129                         rc = EINVAL;
2130                         goto fail6;
2131                 }
2132                 EFSYS_PROBE1(mcdi_no_evb_port_retry, int, retry);
2133                 EFSYS_SLEEP(delay_us);
2134                 retry++;
2135                 if (delay_us < 500000)
2136                         delay_us <<= 2;
2137         }
2138
2139         enp->en_vport_id = EVB_PORT_ID_ASSIGNED;
2140         enp->en_nic_cfg.enc_mcdi_max_payload_length = MCDI_CTL_SDU_LEN_MAX_V2;
2141
2142         return (0);
2143
2144 fail6:
2145         EFSYS_PROBE(fail6);
2146 fail5:
2147         EFSYS_PROBE(fail5);
2148 fail4:
2149         EFSYS_PROBE(fail4);
2150 fail3:
2151         EFSYS_PROBE(fail3);
2152 fail2:
2153         EFSYS_PROBE(fail2);
2154
2155         ef10_nic_free_piobufs(enp);
2156
2157 fail1:
2158         EFSYS_PROBE1(fail1, efx_rc_t, rc);
2159
2160         return (rc);
2161 }
2162
2163         __checkReturn   efx_rc_t
2164 ef10_nic_get_vi_pool(
2165         __in            efx_nic_t *enp,
2166         __out           uint32_t *vi_countp)
2167 {
2168         EFSYS_ASSERT(enp->en_family == EFX_FAMILY_HUNTINGTON ||
2169             enp->en_family == EFX_FAMILY_MEDFORD ||
2170             enp->en_family == EFX_FAMILY_MEDFORD2);
2171
2172         /*
2173          * Report VIs that the client driver can use.
2174          * Do not include VIs used for PIO buffer writes.
2175          */
2176         *vi_countp = enp->en_arch.ef10.ena_pio_write_vi_base;
2177
2178         return (0);
2179 }
2180
2181         __checkReturn   efx_rc_t
2182 ef10_nic_get_bar_region(
2183         __in            efx_nic_t *enp,
2184         __in            efx_nic_region_t region,
2185         __out           uint32_t *offsetp,
2186         __out           size_t *sizep)
2187 {
2188         efx_rc_t rc;
2189
2190         EFSYS_ASSERT(enp->en_family == EFX_FAMILY_HUNTINGTON ||
2191             enp->en_family == EFX_FAMILY_MEDFORD ||
2192             enp->en_family == EFX_FAMILY_MEDFORD2);
2193
2194         /*
2195          * TODO: Specify host memory mapping alignment and granularity
2196          * in efx_drv_limits_t so that they can be taken into account
2197          * when allocating extra VIs for PIO writes.
2198          */
2199         switch (region) {
2200         case EFX_REGION_VI:
2201                 /* UC mapped memory BAR region for VI registers */
2202                 *offsetp = enp->en_arch.ef10.ena_uc_mem_map_offset;
2203                 *sizep = enp->en_arch.ef10.ena_uc_mem_map_size;
2204                 break;
2205
2206         case EFX_REGION_PIO_WRITE_VI:
2207                 /* WC mapped memory BAR region for piobuf writes */
2208                 *offsetp = enp->en_arch.ef10.ena_wc_mem_map_offset;
2209                 *sizep = enp->en_arch.ef10.ena_wc_mem_map_size;
2210                 break;
2211
2212         default:
2213                 rc = EINVAL;
2214                 goto fail1;
2215         }
2216
2217         return (0);
2218
2219 fail1:
2220         EFSYS_PROBE1(fail1, efx_rc_t, rc);
2221
2222         return (rc);
2223 }
2224
2225                         void
2226 ef10_nic_fini(
2227         __in            efx_nic_t *enp)
2228 {
2229         uint32_t i;
2230         efx_rc_t rc;
2231
2232         (void) efx_mcdi_vadaptor_free(enp, enp->en_vport_id);
2233         enp->en_vport_id = 0;
2234
2235         /* Unlink piobufs from extra VIs in WC mapping */
2236         if (enp->en_arch.ef10.ena_piobuf_count > 0) {
2237                 for (i = 0; i < enp->en_arch.ef10.ena_piobuf_count; i++) {
2238                         rc = efx_mcdi_unlink_piobuf(enp,
2239                             enp->en_arch.ef10.ena_pio_write_vi_base + i);
2240                         if (rc != 0)
2241                                 break;
2242                 }
2243         }
2244
2245         ef10_nic_free_piobufs(enp);
2246
2247         (void) efx_mcdi_free_vis(enp);
2248         enp->en_arch.ef10.ena_vi_count = 0;
2249 }
2250
2251                         void
2252 ef10_nic_unprobe(
2253         __in            efx_nic_t *enp)
2254 {
2255 #if EFSYS_OPT_MON_STATS
2256         mcdi_mon_cfg_free(enp);
2257 #endif /* EFSYS_OPT_MON_STATS */
2258         (void) efx_mcdi_drv_attach(enp, B_FALSE);
2259 }
2260
2261 #if EFSYS_OPT_DIAG
2262
2263         __checkReturn   efx_rc_t
2264 ef10_nic_register_test(
2265         __in            efx_nic_t *enp)
2266 {
2267         efx_rc_t rc;
2268
2269         /* FIXME */
2270         _NOTE(ARGUNUSED(enp))
2271         _NOTE(CONSTANTCONDITION)
2272         if (B_FALSE) {
2273                 rc = ENOTSUP;
2274                 goto fail1;
2275         }
2276         /* FIXME */
2277
2278         return (0);
2279
2280 fail1:
2281         EFSYS_PROBE1(fail1, efx_rc_t, rc);
2282
2283         return (rc);
2284 }
2285
2286 #endif  /* EFSYS_OPT_DIAG */
2287
2288
2289 #endif  /* EFSYS_OPT_HUNTINGTON || EFSYS_OPT_MEDFORD || EFSYS_OPT_MEDFORD2 */