bc44602ed6b7d4fc7c152c4cd10648403688c94d
[dpdk.git] / drivers / net / sfc / base / efx_regs_mcdi.h
1 /* SPDX-License-Identifier: BSD-3-Clause
2  *
3  * Copyright 2008-2018 Solarflare Communications Inc.
4  * All rights reserved.
5  */
6
7 /*
8  * This file is automatically generated. DO NOT EDIT IT.
9  * To make changes, edit the .yml files in sfregistry under doc/mcdi/ and
10  * rebuild this file with "make -C doc mcdiheaders".
11  */
12
13 #ifndef _SIENA_MC_DRIVER_PCOL_H
14 #define _SIENA_MC_DRIVER_PCOL_H
15
16
17 /* Values to be written into FMCR_CZ_RESET_STATE_REG to control boot. */
18 /* Power-on reset state */
19 #define MC_FW_STATE_POR (1)
20 /* If this is set in MC_RESET_STATE_REG then it should be
21  * possible to jump into IMEM without loading code from flash. */
22 #define MC_FW_WARM_BOOT_OK (2)
23 /* The MC main image has started to boot. */
24 #define MC_FW_STATE_BOOTING (4)
25 /* The Scheduler has started. */
26 #define MC_FW_STATE_SCHED (8)
27 /* If this is set in MC_RESET_STATE_REG then it should be
28  * possible to jump into IMEM without loading code from flash.
29  * Unlike a warm boot, assume DMEM has been reloaded, so that
30  * the MC persistent data must be reinitialised. */
31 #define MC_FW_TEPID_BOOT_OK (16)
32 /* We have entered the main firmware via recovery mode.  This
33  * means that MC persistent data must be reinitialised, but that
34  * we shouldn't touch PCIe config. */
35 #define MC_FW_RECOVERY_MODE_PCIE_INIT_OK (32)
36 /* BIST state has been initialized */
37 #define MC_FW_BIST_INIT_OK (128)
38
39 /* Siena MC shared memmory offsets */
40 /* The 'doorbell' addresses are hard-wired to alert the MC when written */
41 #define MC_SMEM_P0_DOORBELL_OFST        0x000
42 #define MC_SMEM_P1_DOORBELL_OFST        0x004
43 /* The rest of these are firmware-defined */
44 #define MC_SMEM_P0_PDU_OFST             0x008
45 #define MC_SMEM_P1_PDU_OFST             0x108
46 #define MC_SMEM_PDU_LEN                 0x100
47 #define MC_SMEM_P0_PTP_TIME_OFST        0x7f0
48 #define MC_SMEM_P0_STATUS_OFST          0x7f8
49 #define MC_SMEM_P1_STATUS_OFST          0x7fc
50
51 /* Values to be written to the per-port status dword in shared
52  * memory on reboot and assert */
53 #define MC_STATUS_DWORD_REBOOT (0xb007b007)
54 #define MC_STATUS_DWORD_ASSERT (0xdeaddead)
55
56 /* Check whether an mcfw version (in host order) belongs to a bootloader */
57 #define MC_FW_VERSION_IS_BOOTLOADER(_v) (((_v) >> 16) == 0xb007)
58
59 /* The current version of the MCDI protocol.
60  *
61  * Note that the ROM burnt into the card only talks V0, so at the very
62  * least every driver must support version 0 and MCDI_PCOL_VERSION
63  */
64 #ifdef WITH_MCDI_V2
65 #define MCDI_PCOL_VERSION 2
66 #else
67 #define MCDI_PCOL_VERSION 1
68 #endif
69
70 /* Unused commands: 0x23, 0x27, 0x30, 0x31 */
71
72 /* MCDI version 1
73  *
74  * Each MCDI request starts with an MCDI_HEADER, which is a 32bit
75  * structure, filled in by the client.
76  *
77  *       0       7  8     16    20     22  23  24    31
78  *      | CODE | R | LEN | SEQ | Rsvd | E | R | XFLAGS |
79  *               |                      |   |
80  *               |                      |   \--- Response
81  *               |                      \------- Error
82  *               \------------------------------ Resync (always set)
83  *
84  * The client writes it's request into MC shared memory, and rings the
85  * doorbell. Each request is completed by either by the MC writting
86  * back into shared memory, or by writting out an event.
87  *
88  * All MCDI commands support completion by shared memory response. Each
89  * request may also contain additional data (accounted for by HEADER.LEN),
90  * and some response's may also contain additional data (again, accounted
91  * for by HEADER.LEN).
92  *
93  * Some MCDI commands support completion by event, in which any associated
94  * response data is included in the event.
95  *
96  * The protocol requires one response to be delivered for every request, a
97  * request should not be sent unless the response for the previous request
98  * has been received (either by polling shared memory, or by receiving
99  * an event).
100  */
101
102 /** Request/Response structure */
103 #define MCDI_HEADER_OFST 0
104 #define MCDI_HEADER_CODE_LBN 0
105 #define MCDI_HEADER_CODE_WIDTH 7
106 #define MCDI_HEADER_RESYNC_LBN 7
107 #define MCDI_HEADER_RESYNC_WIDTH 1
108 #define MCDI_HEADER_DATALEN_LBN 8
109 #define MCDI_HEADER_DATALEN_WIDTH 8
110 #define MCDI_HEADER_SEQ_LBN 16
111 #define MCDI_HEADER_SEQ_WIDTH 4
112 #define MCDI_HEADER_RSVD_LBN 20
113 #define MCDI_HEADER_RSVD_WIDTH 1
114 #define MCDI_HEADER_NOT_EPOCH_LBN 21
115 #define MCDI_HEADER_NOT_EPOCH_WIDTH 1
116 #define MCDI_HEADER_ERROR_LBN 22
117 #define MCDI_HEADER_ERROR_WIDTH 1
118 #define MCDI_HEADER_RESPONSE_LBN 23
119 #define MCDI_HEADER_RESPONSE_WIDTH 1
120 #define MCDI_HEADER_XFLAGS_LBN 24
121 #define MCDI_HEADER_XFLAGS_WIDTH 8
122 /* Request response using event */
123 #define MCDI_HEADER_XFLAGS_EVREQ 0x01
124 /* Request (and signal) early doorbell return */
125 #define MCDI_HEADER_XFLAGS_DBRET 0x02
126
127 /* Maximum number of payload bytes */
128 #define MCDI_CTL_SDU_LEN_MAX_V1 0xfc
129 #define MCDI_CTL_SDU_LEN_MAX_V2 0x400
130
131 #ifdef WITH_MCDI_V2
132 #define MCDI_CTL_SDU_LEN_MAX MCDI_CTL_SDU_LEN_MAX_V2
133 #else
134 #define MCDI_CTL_SDU_LEN_MAX MCDI_CTL_SDU_LEN_MAX_V1
135 #endif
136
137
138 /* The MC can generate events for two reasons:
139  *   - To advance a shared memory request if XFLAGS_EVREQ was set
140  *   - As a notification (link state, i2c event), controlled
141  *     via MC_CMD_LOG_CTRL
142  *
143  * Both events share a common structure:
144  *
145  *  0      32     33      36    44     52     60
146  * | Data | Cont | Level | Src | Code | Rsvd |
147  *           |
148  *           \ There is another event pending in this notification
149  *
150  * If Code==CMDDONE, then the fields are further interpreted as:
151  *
152  *   - LEVEL==INFO    Command succeeded
153  *   - LEVEL==ERR     Command failed
154  *
155  *    0     8         16      24     32
156  *   | Seq | Datalen | Errno | Rsvd |
157  *
158  *   These fields are taken directly out of the standard MCDI header, i.e.,
159  *   LEVEL==ERR, Datalen == 0 => Reboot
160  *
161  * Events can be squirted out of the UART (using LOG_CTRL) without a
162  * MCDI header.  An event can be distinguished from a MCDI response by
163  * examining the first byte which is 0xc0.  This corresponds to the
164  * non-existent MCDI command MC_CMD_DEBUG_LOG.
165  *
166  *      0         7        8
167  *     | command | Resync |     = 0xc0
168  *
169  * Since the event is written in big-endian byte order, this works
170  * providing bits 56-63 of the event are 0xc0.
171  *
172  *      56     60  63
173  *     | Rsvd | Code |    = 0xc0
174  *
175  * Which means for convenience the event code is 0xc for all MC
176  * generated events.
177  */
178 #define FSE_AZ_EV_CODE_MCDI_EVRESPONSE 0xc
179
180
181
182 #define MC_CMD_ERR_CODE_OFST 0
183 #define MC_CMD_ERR_PROXY_PENDING_HANDLE_OFST 4
184
185 /* We define 8 "escape" commands to allow
186    for command number space extension */
187
188 #define MC_CMD_CMD_SPACE_ESCAPE_0             0x78
189 #define MC_CMD_CMD_SPACE_ESCAPE_1             0x79
190 #define MC_CMD_CMD_SPACE_ESCAPE_2             0x7A
191 #define MC_CMD_CMD_SPACE_ESCAPE_3             0x7B
192 #define MC_CMD_CMD_SPACE_ESCAPE_4             0x7C
193 #define MC_CMD_CMD_SPACE_ESCAPE_5             0x7D
194 #define MC_CMD_CMD_SPACE_ESCAPE_6             0x7E
195 #define MC_CMD_CMD_SPACE_ESCAPE_7             0x7F
196
197 /* Vectors in the boot ROM */
198 /* Point to the copycode entry point. */
199 #define SIENA_MC_BOOTROM_COPYCODE_VEC (0x800 - 3 * 0x4)
200 #define HUNT_MC_BOOTROM_COPYCODE_VEC (0x8000 - 3 * 0x4)
201 #define MEDFORD_MC_BOOTROM_COPYCODE_VEC (0x10000 - 3 * 0x4)
202 /* Points to the recovery mode entry point. Misnamed but kept for compatibility. */
203 #define SIENA_MC_BOOTROM_NOFLASH_VEC (0x800 - 2 * 0x4)
204 #define HUNT_MC_BOOTROM_NOFLASH_VEC (0x8000 - 2 * 0x4)
205 #define MEDFORD_MC_BOOTROM_NOFLASH_VEC (0x10000 - 2 * 0x4)
206 /* Points to the recovery mode entry point. Same as above, but the right name. */
207 #define SIENA_MC_BOOTROM_RECOVERY_VEC (0x800 - 2 * 0x4)
208 #define HUNT_MC_BOOTROM_RECOVERY_VEC (0x8000 - 2 * 0x4)
209 #define MEDFORD_MC_BOOTROM_RECOVERY_VEC (0x10000 - 2 * 0x4)
210
211 /* Points to noflash mode entry point. */
212 #define MEDFORD_MC_BOOTROM_REAL_NOFLASH_VEC (0x10000 - 4 * 0x4)
213
214 /* The command set exported by the boot ROM (MCDI v0) */
215 #define MC_CMD_GET_VERSION_V0_SUPPORTED_FUNCS {         \
216         (1 << MC_CMD_READ32)    |                       \
217         (1 << MC_CMD_WRITE32)   |                       \
218         (1 << MC_CMD_COPYCODE)  |                       \
219         (1 << MC_CMD_GET_VERSION),                      \
220         0, 0, 0 }
221
222 #define MC_CMD_SENSOR_INFO_OUT_OFFSET_OFST(_x)          \
223         (MC_CMD_SENSOR_ENTRY_OFST + (_x))
224
225 #define MC_CMD_DBI_WRITE_IN_ADDRESS_OFST(n)             \
226         (MC_CMD_DBI_WRITE_IN_DBIWROP_OFST +             \
227          MC_CMD_DBIWROP_TYPEDEF_ADDRESS_OFST +          \
228          (n) * MC_CMD_DBIWROP_TYPEDEF_LEN)
229
230 #define MC_CMD_DBI_WRITE_IN_BYTE_MASK_OFST(n)           \
231         (MC_CMD_DBI_WRITE_IN_DBIWROP_OFST +             \
232          MC_CMD_DBIWROP_TYPEDEF_BYTE_MASK_OFST +        \
233          (n) * MC_CMD_DBIWROP_TYPEDEF_LEN)
234
235 #define MC_CMD_DBI_WRITE_IN_VALUE_OFST(n)               \
236         (MC_CMD_DBI_WRITE_IN_DBIWROP_OFST +             \
237          MC_CMD_DBIWROP_TYPEDEF_VALUE_OFST +            \
238          (n) * MC_CMD_DBIWROP_TYPEDEF_LEN)
239
240 /* This may be ORed with an EVB_PORT_ID_xxx constant to pass a non-default
241  * stack ID (which must be in the range 1-255) along with an EVB port ID.
242  */
243 #define EVB_STACK_ID(n)  (((n) & 0xff) << 16)
244
245
246 #ifdef WITH_MCDI_V2
247
248 /* Version 2 adds an optional argument to error returns: the errno value
249  * may be followed by the (0-based) number of the first argument that
250  * could not be processed.
251  */
252 #define MC_CMD_ERR_ARG_OFST 4
253
254 #endif
255
256 /* MC_CMD_ERR enum: Public MCDI error codes. Error codes that correspond to
257  * POSIX errnos should use the same numeric values that linux does. Error codes
258  * specific to Solarflare firmware should use values in the range 0x1000 -
259  * 0x10ff. The range 0x2000 - 0x20ff is reserved for private error codes (see
260  * MC_CMD_ERR_PRIV below).
261  */
262 /* enum: Operation not permitted. */
263 #define MC_CMD_ERR_EPERM 0x1
264 /* enum: Non-existent command target */
265 #define MC_CMD_ERR_ENOENT 0x2
266 /* enum: assert() has killed the MC */
267 #define MC_CMD_ERR_EINTR 0x4
268 /* enum: I/O failure */
269 #define MC_CMD_ERR_EIO 0x5
270 /* enum: Already exists */
271 #define MC_CMD_ERR_EEXIST 0x6
272 /* enum: Try again */
273 #define MC_CMD_ERR_EAGAIN 0xb
274 /* enum: Out of memory */
275 #define MC_CMD_ERR_ENOMEM 0xc
276 /* enum: Caller does not hold required locks */
277 #define MC_CMD_ERR_EACCES 0xd
278 /* enum: Resource is currently unavailable (e.g. lock contention) */
279 #define MC_CMD_ERR_EBUSY 0x10
280 /* enum: No such device */
281 #define MC_CMD_ERR_ENODEV 0x13
282 /* enum: Invalid argument to target */
283 #define MC_CMD_ERR_EINVAL 0x16
284 /* enum: No space */
285 #define MC_CMD_ERR_ENOSPC 0x1c
286 /* enum: Read-only */
287 #define MC_CMD_ERR_EROFS 0x1e
288 /* enum: Broken pipe */
289 #define MC_CMD_ERR_EPIPE 0x20
290 /* enum: Out of range */
291 #define MC_CMD_ERR_ERANGE 0x22
292 /* enum: Non-recursive resource is already acquired */
293 #define MC_CMD_ERR_EDEADLK 0x23
294 /* enum: Operation not implemented */
295 #define MC_CMD_ERR_ENOSYS 0x26
296 /* enum: Operation timed out */
297 #define MC_CMD_ERR_ETIME 0x3e
298 /* enum: Link has been severed */
299 #define MC_CMD_ERR_ENOLINK 0x43
300 /* enum: Protocol error */
301 #define MC_CMD_ERR_EPROTO 0x47
302 /* enum: Bad message */
303 #define MC_CMD_ERR_EBADMSG 0x4a
304 /* enum: Operation not supported */
305 #define MC_CMD_ERR_ENOTSUP 0x5f
306 /* enum: Address not available */
307 #define MC_CMD_ERR_EADDRNOTAVAIL 0x63
308 /* enum: Not connected */
309 #define MC_CMD_ERR_ENOTCONN 0x6b
310 /* enum: Operation already in progress */
311 #define MC_CMD_ERR_EALREADY 0x72
312 /* enum: Stale handle. The handle references a resource that no longer exists.
313  */
314 #define MC_CMD_ERR_ESTALE 0x74
315 /* enum: Resource allocation failed. */
316 #define MC_CMD_ERR_ALLOC_FAIL 0x1000
317 /* enum: V-adaptor not found. */
318 #define MC_CMD_ERR_NO_VADAPTOR 0x1001
319 /* enum: EVB port not found. */
320 #define MC_CMD_ERR_NO_EVB_PORT 0x1002
321 /* enum: V-switch not found. */
322 #define MC_CMD_ERR_NO_VSWITCH 0x1003
323 /* enum: Too many VLAN tags. */
324 #define MC_CMD_ERR_VLAN_LIMIT 0x1004
325 /* enum: Bad PCI function number. */
326 #define MC_CMD_ERR_BAD_PCI_FUNC 0x1005
327 /* enum: Invalid VLAN mode. */
328 #define MC_CMD_ERR_BAD_VLAN_MODE 0x1006
329 /* enum: Invalid v-switch type. */
330 #define MC_CMD_ERR_BAD_VSWITCH_TYPE 0x1007
331 /* enum: Invalid v-port type. */
332 #define MC_CMD_ERR_BAD_VPORT_TYPE 0x1008
333 /* enum: MAC address exists. */
334 #define MC_CMD_ERR_MAC_EXIST 0x1009
335 /* enum: Slave core not present */
336 #define MC_CMD_ERR_SLAVE_NOT_PRESENT 0x100a
337 /* enum: The datapath is disabled. */
338 #define MC_CMD_ERR_DATAPATH_DISABLED 0x100b
339 /* enum: The requesting client is not a function */
340 #define MC_CMD_ERR_CLIENT_NOT_FN 0x100c
341 /* enum: The requested operation might require the command to be passed between
342  * MCs, and thetransport doesn't support that. Should only ever been seen over
343  * the UART.
344  */
345 #define MC_CMD_ERR_TRANSPORT_NOPROXY 0x100d
346 /* enum: VLAN tag(s) exists */
347 #define MC_CMD_ERR_VLAN_EXIST 0x100e
348 /* enum: No MAC address assigned to an EVB port */
349 #define MC_CMD_ERR_NO_MAC_ADDR 0x100f
350 /* enum: Notifies the driver that the request has been relayed to an admin
351  * function for authorization. The driver should wait for a PROXY_RESPONSE
352  * event and then resend its request. This error code is followed by a 32-bit
353  * handle that helps matching it with the respective PROXY_RESPONSE event.
354  */
355 #define MC_CMD_ERR_PROXY_PENDING 0x1010
356 /* enum: The request cannot be passed for authorization because another request
357  * from the same function is currently being authorized. The drvier should try
358  * again later.
359  */
360 #define MC_CMD_ERR_PROXY_INPROGRESS 0x1011
361 /* enum: Returned by MC_CMD_PROXY_COMPLETE if the caller is not the function
362  * that has enabled proxying or BLOCK_INDEX points to a function that doesn't
363  * await an authorization.
364  */
365 #define MC_CMD_ERR_PROXY_UNEXPECTED 0x1012
366 /* enum: This code is currently only used internally in FW. Its meaning is that
367  * an operation failed due to lack of SR-IOV privilege. Normally it is
368  * translated to EPERM by send_cmd_err(), but it may also be used to trigger
369  * some special mechanism for handling such case, e.g. to relay the failed
370  * request to a designated admin function for authorization.
371  */
372 #define MC_CMD_ERR_NO_PRIVILEGE 0x1013
373 /* enum: Workaround 26807 could not be turned on/off because some functions
374  * have already installed filters. See the comment at
375  * MC_CMD_WORKAROUND_BUG26807. May also returned for other operations such as
376  * sub-variant switching.
377  */
378 #define MC_CMD_ERR_FILTERS_PRESENT 0x1014
379 /* enum: The clock whose frequency you've attempted to set set doesn't exist on
380  * this NIC
381  */
382 #define MC_CMD_ERR_NO_CLOCK 0x1015
383 /* enum: Returned by MC_CMD_TESTASSERT if the action that should have caused an
384  * assertion failed to do so.
385  */
386 #define MC_CMD_ERR_UNREACHABLE 0x1016
387 /* enum: This command needs to be processed in the background but there were no
388  * resources to do so. Send it again after a command has completed.
389  */
390 #define MC_CMD_ERR_QUEUE_FULL 0x1017
391 /* enum: The operation could not be completed because the PCIe link has gone
392  * away. This error code is never expected to be returned over the TLP
393  * transport.
394  */
395 #define MC_CMD_ERR_NO_PCIE 0x1018
396 /* enum: The operation could not be completed because the datapath has gone
397  * away. This is distinct from MC_CMD_ERR_DATAPATH_DISABLED in that the
398  * datapath absence may be temporary
399  */
400 #define MC_CMD_ERR_NO_DATAPATH 0x1019
401 /* enum: The operation could not complete because some VIs are allocated */
402 #define MC_CMD_ERR_VIS_PRESENT 0x101a
403 /* enum: The operation could not complete because some PIO buffers are
404  * allocated
405  */
406 #define MC_CMD_ERR_PIOBUFS_PRESENT 0x101b
407
408 /* MCDI_EVENT structuredef: The structure of an MCDI_EVENT on Siena/EF10
409  * platforms
410  */
411 #define MCDI_EVENT_LEN 8
412 #define MCDI_EVENT_CONT_LBN 32
413 #define MCDI_EVENT_CONT_WIDTH 1
414 #define MCDI_EVENT_LEVEL_LBN 33
415 #define MCDI_EVENT_LEVEL_WIDTH 3
416 /* enum: Info. */
417 #define MCDI_EVENT_LEVEL_INFO 0x0
418 /* enum: Warning. */
419 #define MCDI_EVENT_LEVEL_WARN 0x1
420 /* enum: Error. */
421 #define MCDI_EVENT_LEVEL_ERR 0x2
422 /* enum: Fatal. */
423 #define MCDI_EVENT_LEVEL_FATAL 0x3
424 #define MCDI_EVENT_DATA_OFST 0
425 #define MCDI_EVENT_DATA_LEN 4
426 #define MCDI_EVENT_CMDDONE_SEQ_LBN 0
427 #define MCDI_EVENT_CMDDONE_SEQ_WIDTH 8
428 #define MCDI_EVENT_CMDDONE_DATALEN_LBN 8
429 #define MCDI_EVENT_CMDDONE_DATALEN_WIDTH 8
430 #define MCDI_EVENT_CMDDONE_ERRNO_LBN 16
431 #define MCDI_EVENT_CMDDONE_ERRNO_WIDTH 8
432 #define MCDI_EVENT_LINKCHANGE_LP_CAP_LBN 0
433 #define MCDI_EVENT_LINKCHANGE_LP_CAP_WIDTH 16
434 #define MCDI_EVENT_LINKCHANGE_SPEED_LBN 16
435 #define MCDI_EVENT_LINKCHANGE_SPEED_WIDTH 4
436 /* enum: Link is down or link speed could not be determined */
437 #define MCDI_EVENT_LINKCHANGE_SPEED_UNKNOWN 0x0
438 /* enum: 100Mbs */
439 #define MCDI_EVENT_LINKCHANGE_SPEED_100M 0x1
440 /* enum: 1Gbs */
441 #define MCDI_EVENT_LINKCHANGE_SPEED_1G 0x2
442 /* enum: 10Gbs */
443 #define MCDI_EVENT_LINKCHANGE_SPEED_10G 0x3
444 /* enum: 40Gbs */
445 #define MCDI_EVENT_LINKCHANGE_SPEED_40G 0x4
446 /* enum: 25Gbs */
447 #define MCDI_EVENT_LINKCHANGE_SPEED_25G 0x5
448 /* enum: 50Gbs */
449 #define MCDI_EVENT_LINKCHANGE_SPEED_50G 0x6
450 /* enum: 100Gbs */
451 #define MCDI_EVENT_LINKCHANGE_SPEED_100G 0x7
452 #define MCDI_EVENT_LINKCHANGE_FCNTL_LBN 20
453 #define MCDI_EVENT_LINKCHANGE_FCNTL_WIDTH 4
454 #define MCDI_EVENT_LINKCHANGE_LINK_FLAGS_LBN 24
455 #define MCDI_EVENT_LINKCHANGE_LINK_FLAGS_WIDTH 8
456 #define MCDI_EVENT_SENSOREVT_MONITOR_LBN 0
457 #define MCDI_EVENT_SENSOREVT_MONITOR_WIDTH 8
458 #define MCDI_EVENT_SENSOREVT_STATE_LBN 8
459 #define MCDI_EVENT_SENSOREVT_STATE_WIDTH 8
460 #define MCDI_EVENT_SENSOREVT_VALUE_LBN 16
461 #define MCDI_EVENT_SENSOREVT_VALUE_WIDTH 16
462 #define MCDI_EVENT_FWALERT_DATA_LBN 8
463 #define MCDI_EVENT_FWALERT_DATA_WIDTH 24
464 #define MCDI_EVENT_FWALERT_REASON_LBN 0
465 #define MCDI_EVENT_FWALERT_REASON_WIDTH 8
466 /* enum: SRAM Access. */
467 #define MCDI_EVENT_FWALERT_REASON_SRAM_ACCESS 0x1
468 #define MCDI_EVENT_FLR_VF_LBN 0
469 #define MCDI_EVENT_FLR_VF_WIDTH 8
470 #define MCDI_EVENT_TX_ERR_TXQ_LBN 0
471 #define MCDI_EVENT_TX_ERR_TXQ_WIDTH 12
472 #define MCDI_EVENT_TX_ERR_TYPE_LBN 12
473 #define MCDI_EVENT_TX_ERR_TYPE_WIDTH 4
474 /* enum: Descriptor loader reported failure */
475 #define MCDI_EVENT_TX_ERR_DL_FAIL 0x1
476 /* enum: Descriptor ring empty and no EOP seen for packet */
477 #define MCDI_EVENT_TX_ERR_NO_EOP 0x2
478 /* enum: Overlength packet */
479 #define MCDI_EVENT_TX_ERR_2BIG 0x3
480 /* enum: Malformed option descriptor */
481 #define MCDI_EVENT_TX_BAD_OPTDESC 0x5
482 /* enum: Option descriptor part way through a packet */
483 #define MCDI_EVENT_TX_OPT_IN_PKT 0x8
484 /* enum: DMA or PIO data access error */
485 #define MCDI_EVENT_TX_ERR_BAD_DMA_OR_PIO 0x9
486 #define MCDI_EVENT_TX_ERR_INFO_LBN 16
487 #define MCDI_EVENT_TX_ERR_INFO_WIDTH 16
488 #define MCDI_EVENT_TX_FLUSH_TO_DRIVER_LBN 12
489 #define MCDI_EVENT_TX_FLUSH_TO_DRIVER_WIDTH 1
490 #define MCDI_EVENT_TX_FLUSH_TXQ_LBN 0
491 #define MCDI_EVENT_TX_FLUSH_TXQ_WIDTH 12
492 #define MCDI_EVENT_PTP_ERR_TYPE_LBN 0
493 #define MCDI_EVENT_PTP_ERR_TYPE_WIDTH 8
494 /* enum: PLL lost lock */
495 #define MCDI_EVENT_PTP_ERR_PLL_LOST 0x1
496 /* enum: Filter overflow (PDMA) */
497 #define MCDI_EVENT_PTP_ERR_FILTER 0x2
498 /* enum: FIFO overflow (FPGA) */
499 #define MCDI_EVENT_PTP_ERR_FIFO 0x3
500 /* enum: Merge queue overflow */
501 #define MCDI_EVENT_PTP_ERR_QUEUE 0x4
502 #define MCDI_EVENT_AOE_ERR_TYPE_LBN 0
503 #define MCDI_EVENT_AOE_ERR_TYPE_WIDTH 8
504 /* enum: AOE failed to load - no valid image? */
505 #define MCDI_EVENT_AOE_NO_LOAD 0x1
506 /* enum: AOE FC reported an exception */
507 #define MCDI_EVENT_AOE_FC_ASSERT 0x2
508 /* enum: AOE FC watchdogged */
509 #define MCDI_EVENT_AOE_FC_WATCHDOG 0x3
510 /* enum: AOE FC failed to start */
511 #define MCDI_EVENT_AOE_FC_NO_START 0x4
512 /* enum: Generic AOE fault - likely to have been reported via other means too
513  * but intended for use by aoex driver.
514  */
515 #define MCDI_EVENT_AOE_FAULT 0x5
516 /* enum: Results of reprogramming the CPLD (status in AOE_ERR_DATA) */
517 #define MCDI_EVENT_AOE_CPLD_REPROGRAMMED 0x6
518 /* enum: AOE loaded successfully */
519 #define MCDI_EVENT_AOE_LOAD 0x7
520 /* enum: AOE DMA operation completed (LSB of HOST_HANDLE in AOE_ERR_DATA) */
521 #define MCDI_EVENT_AOE_DMA 0x8
522 /* enum: AOE byteblaster connected/disconnected (Connection status in
523  * AOE_ERR_DATA)
524  */
525 #define MCDI_EVENT_AOE_BYTEBLASTER 0x9
526 /* enum: DDR ECC status update */
527 #define MCDI_EVENT_AOE_DDR_ECC_STATUS 0xa
528 /* enum: PTP status update */
529 #define MCDI_EVENT_AOE_PTP_STATUS 0xb
530 /* enum: FPGA header incorrect */
531 #define MCDI_EVENT_AOE_FPGA_LOAD_HEADER_ERR 0xc
532 /* enum: FPGA Powered Off due to error in powering up FPGA */
533 #define MCDI_EVENT_AOE_FPGA_POWER_OFF 0xd
534 /* enum: AOE FPGA load failed due to MC to MUM communication failure */
535 #define MCDI_EVENT_AOE_FPGA_LOAD_FAILED 0xe
536 /* enum: Notify that invalid flash type detected */
537 #define MCDI_EVENT_AOE_INVALID_FPGA_FLASH_TYPE 0xf
538 /* enum: Notify that the attempt to run FPGA Controller firmware timedout */
539 #define MCDI_EVENT_AOE_FC_RUN_TIMEDOUT 0x10
540 /* enum: Failure to probe one or more FPGA boot flash chips */
541 #define MCDI_EVENT_AOE_FPGA_BOOT_FLASH_INVALID 0x11
542 /* enum: FPGA boot-flash contains an invalid image header */
543 #define MCDI_EVENT_AOE_FPGA_BOOT_FLASH_HDR_INVALID 0x12
544 /* enum: Failed to program clocks required by the FPGA */
545 #define MCDI_EVENT_AOE_FPGA_CLOCKS_PROGRAM_FAILED 0x13
546 /* enum: Notify that FPGA Controller is alive to serve MCDI requests */
547 #define MCDI_EVENT_AOE_FC_RUNNING 0x14
548 #define MCDI_EVENT_AOE_ERR_DATA_LBN 8
549 #define MCDI_EVENT_AOE_ERR_DATA_WIDTH 8
550 #define MCDI_EVENT_AOE_ERR_FC_ASSERT_INFO_LBN 8
551 #define MCDI_EVENT_AOE_ERR_FC_ASSERT_INFO_WIDTH 8
552 /* enum: FC Assert happened, but the register information is not available */
553 #define MCDI_EVENT_AOE_ERR_FC_ASSERT_SEEN 0x0
554 /* enum: The register information for FC Assert is ready for readinng by driver
555  */
556 #define MCDI_EVENT_AOE_ERR_FC_ASSERT_DATA_READY 0x1
557 #define MCDI_EVENT_AOE_ERR_CODE_FPGA_HEADER_VERIFY_FAILED_LBN 8
558 #define MCDI_EVENT_AOE_ERR_CODE_FPGA_HEADER_VERIFY_FAILED_WIDTH 8
559 /* enum: Reading from NV failed */
560 #define MCDI_EVENT_AOE_ERR_FPGA_HEADER_NV_READ_FAIL 0x0
561 /* enum: Invalid Magic Number if FPGA header */
562 #define MCDI_EVENT_AOE_ERR_FPGA_HEADER_MAGIC_FAIL 0x1
563 /* enum: Invalid Silicon type detected in header */
564 #define MCDI_EVENT_AOE_ERR_FPGA_HEADER_SILICON_TYPE 0x2
565 /* enum: Unsupported VRatio */
566 #define MCDI_EVENT_AOE_ERR_FPGA_HEADER_VRATIO 0x3
567 /* enum: Unsupported DDR Type */
568 #define MCDI_EVENT_AOE_ERR_FPGA_HEADER_DDR_TYPE 0x4
569 /* enum: DDR Voltage out of supported range */
570 #define MCDI_EVENT_AOE_ERR_FPGA_HEADER_DDR_VOLTAGE 0x5
571 /* enum: Unsupported DDR speed */
572 #define MCDI_EVENT_AOE_ERR_FPGA_HEADER_DDR_SPEED 0x6
573 /* enum: Unsupported DDR size */
574 #define MCDI_EVENT_AOE_ERR_FPGA_HEADER_DDR_SIZE 0x7
575 /* enum: Unsupported DDR rank */
576 #define MCDI_EVENT_AOE_ERR_FPGA_HEADER_DDR_RANK 0x8
577 #define MCDI_EVENT_AOE_ERR_CODE_INVALID_FPGA_FLASH_TYPE_INFO_LBN 8
578 #define MCDI_EVENT_AOE_ERR_CODE_INVALID_FPGA_FLASH_TYPE_INFO_WIDTH 8
579 /* enum: Primary boot flash */
580 #define MCDI_EVENT_AOE_FLASH_TYPE_BOOT_PRIMARY 0x0
581 /* enum: Secondary boot flash */
582 #define MCDI_EVENT_AOE_FLASH_TYPE_BOOT_SECONDARY 0x1
583 #define MCDI_EVENT_AOE_ERR_CODE_FPGA_POWER_OFF_LBN 8
584 #define MCDI_EVENT_AOE_ERR_CODE_FPGA_POWER_OFF_WIDTH 8
585 #define MCDI_EVENT_AOE_ERR_CODE_FPGA_LOAD_FAILED_LBN 8
586 #define MCDI_EVENT_AOE_ERR_CODE_FPGA_LOAD_FAILED_WIDTH 8
587 #define MCDI_EVENT_RX_ERR_RXQ_LBN 0
588 #define MCDI_EVENT_RX_ERR_RXQ_WIDTH 12
589 #define MCDI_EVENT_RX_ERR_TYPE_LBN 12
590 #define MCDI_EVENT_RX_ERR_TYPE_WIDTH 4
591 #define MCDI_EVENT_RX_ERR_INFO_LBN 16
592 #define MCDI_EVENT_RX_ERR_INFO_WIDTH 16
593 #define MCDI_EVENT_RX_FLUSH_TO_DRIVER_LBN 12
594 #define MCDI_EVENT_RX_FLUSH_TO_DRIVER_WIDTH 1
595 #define MCDI_EVENT_RX_FLUSH_RXQ_LBN 0
596 #define MCDI_EVENT_RX_FLUSH_RXQ_WIDTH 12
597 #define MCDI_EVENT_MC_REBOOT_COUNT_LBN 0
598 #define MCDI_EVENT_MC_REBOOT_COUNT_WIDTH 16
599 #define MCDI_EVENT_MUM_ERR_TYPE_LBN 0
600 #define MCDI_EVENT_MUM_ERR_TYPE_WIDTH 8
601 /* enum: MUM failed to load - no valid image? */
602 #define MCDI_EVENT_MUM_NO_LOAD 0x1
603 /* enum: MUM f/w reported an exception */
604 #define MCDI_EVENT_MUM_ASSERT 0x2
605 /* enum: MUM not kicking watchdog */
606 #define MCDI_EVENT_MUM_WATCHDOG 0x3
607 #define MCDI_EVENT_MUM_ERR_DATA_LBN 8
608 #define MCDI_EVENT_MUM_ERR_DATA_WIDTH 8
609 #define MCDI_EVENT_DBRET_SEQ_LBN 0
610 #define MCDI_EVENT_DBRET_SEQ_WIDTH 8
611 #define MCDI_EVENT_SUC_ERR_TYPE_LBN 0
612 #define MCDI_EVENT_SUC_ERR_TYPE_WIDTH 8
613 /* enum: Corrupted or bad SUC application. */
614 #define MCDI_EVENT_SUC_BAD_APP 0x1
615 /* enum: SUC application reported an assert. */
616 #define MCDI_EVENT_SUC_ASSERT 0x2
617 /* enum: SUC application reported an exception. */
618 #define MCDI_EVENT_SUC_EXCEPTION 0x3
619 /* enum: SUC watchdog timer expired. */
620 #define MCDI_EVENT_SUC_WATCHDOG 0x4
621 #define MCDI_EVENT_SUC_ERR_ADDRESS_LBN 8
622 #define MCDI_EVENT_SUC_ERR_ADDRESS_WIDTH 24
623 #define MCDI_EVENT_SUC_ERR_DATA_LBN 8
624 #define MCDI_EVENT_SUC_ERR_DATA_WIDTH 24
625 #define MCDI_EVENT_LINKCHANGE_V2_LP_CAP_LBN 0
626 #define MCDI_EVENT_LINKCHANGE_V2_LP_CAP_WIDTH 24
627 #define MCDI_EVENT_LINKCHANGE_V2_SPEED_LBN 24
628 #define MCDI_EVENT_LINKCHANGE_V2_SPEED_WIDTH 4
629 /*             Enum values, see field(s): */
630 /*                MCDI_EVENT/LINKCHANGE_SPEED */
631 #define MCDI_EVENT_LINKCHANGE_V2_FLAGS_LINK_UP_LBN 28
632 #define MCDI_EVENT_LINKCHANGE_V2_FLAGS_LINK_UP_WIDTH 1
633 #define MCDI_EVENT_LINKCHANGE_V2_FCNTL_LBN 29
634 #define MCDI_EVENT_LINKCHANGE_V2_FCNTL_WIDTH 3
635 /*             Enum values, see field(s): */
636 /*                MC_CMD_SET_MAC/MC_CMD_SET_MAC_IN/FCNTL */
637 #define MCDI_EVENT_MODULECHANGE_LD_CAP_LBN 0
638 #define MCDI_EVENT_MODULECHANGE_LD_CAP_WIDTH 30
639 #define MCDI_EVENT_MODULECHANGE_SEQ_LBN 30
640 #define MCDI_EVENT_MODULECHANGE_SEQ_WIDTH 2
641 #define MCDI_EVENT_DATA_LBN 0
642 #define MCDI_EVENT_DATA_WIDTH 32
643 #define MCDI_EVENT_SRC_LBN 36
644 #define MCDI_EVENT_SRC_WIDTH 8
645 #define MCDI_EVENT_EV_CODE_LBN 60
646 #define MCDI_EVENT_EV_CODE_WIDTH 4
647 #define MCDI_EVENT_CODE_LBN 44
648 #define MCDI_EVENT_CODE_WIDTH 8
649 /* enum: Event generated by host software */
650 #define MCDI_EVENT_SW_EVENT 0x0
651 /* enum: Bad assert. */
652 #define MCDI_EVENT_CODE_BADSSERT 0x1
653 /* enum: PM Notice. */
654 #define MCDI_EVENT_CODE_PMNOTICE 0x2
655 /* enum: Command done. */
656 #define MCDI_EVENT_CODE_CMDDONE 0x3
657 /* enum: Link change. */
658 #define MCDI_EVENT_CODE_LINKCHANGE 0x4
659 /* enum: Sensor Event. */
660 #define MCDI_EVENT_CODE_SENSOREVT 0x5
661 /* enum: Schedule error. */
662 #define MCDI_EVENT_CODE_SCHEDERR 0x6
663 /* enum: Reboot. */
664 #define MCDI_EVENT_CODE_REBOOT 0x7
665 /* enum: Mac stats DMA. */
666 #define MCDI_EVENT_CODE_MAC_STATS_DMA 0x8
667 /* enum: Firmware alert. */
668 #define MCDI_EVENT_CODE_FWALERT 0x9
669 /* enum: Function level reset. */
670 #define MCDI_EVENT_CODE_FLR 0xa
671 /* enum: Transmit error */
672 #define MCDI_EVENT_CODE_TX_ERR 0xb
673 /* enum: Tx flush has completed */
674 #define MCDI_EVENT_CODE_TX_FLUSH 0xc
675 /* enum: PTP packet received timestamp */
676 #define MCDI_EVENT_CODE_PTP_RX 0xd
677 /* enum: PTP NIC failure */
678 #define MCDI_EVENT_CODE_PTP_FAULT 0xe
679 /* enum: PTP PPS event */
680 #define MCDI_EVENT_CODE_PTP_PPS 0xf
681 /* enum: Rx flush has completed */
682 #define MCDI_EVENT_CODE_RX_FLUSH 0x10
683 /* enum: Receive error */
684 #define MCDI_EVENT_CODE_RX_ERR 0x11
685 /* enum: AOE fault */
686 #define MCDI_EVENT_CODE_AOE 0x12
687 /* enum: Network port calibration failed (VCAL). */
688 #define MCDI_EVENT_CODE_VCAL_FAIL 0x13
689 /* enum: HW PPS event */
690 #define MCDI_EVENT_CODE_HW_PPS 0x14
691 /* enum: The MC has rebooted (huntington and later, siena uses CODE_REBOOT and
692  * a different format)
693  */
694 #define MCDI_EVENT_CODE_MC_REBOOT 0x15
695 /* enum: the MC has detected a parity error */
696 #define MCDI_EVENT_CODE_PAR_ERR 0x16
697 /* enum: the MC has detected a correctable error */
698 #define MCDI_EVENT_CODE_ECC_CORR_ERR 0x17
699 /* enum: the MC has detected an uncorrectable error */
700 #define MCDI_EVENT_CODE_ECC_FATAL_ERR 0x18
701 /* enum: The MC has entered offline BIST mode */
702 #define MCDI_EVENT_CODE_MC_BIST 0x19
703 /* enum: PTP tick event providing current NIC time */
704 #define MCDI_EVENT_CODE_PTP_TIME 0x1a
705 /* enum: MUM fault */
706 #define MCDI_EVENT_CODE_MUM 0x1b
707 /* enum: notify the designated PF of a new authorization request */
708 #define MCDI_EVENT_CODE_PROXY_REQUEST 0x1c
709 /* enum: notify a function that awaits an authorization that its request has
710  * been processed and it may now resend the command
711  */
712 #define MCDI_EVENT_CODE_PROXY_RESPONSE 0x1d
713 /* enum: MCDI command accepted. New commands can be issued but this command is
714  * not done yet.
715  */
716 #define MCDI_EVENT_CODE_DBRET 0x1e
717 /* enum: The MC has detected a fault on the SUC */
718 #define MCDI_EVENT_CODE_SUC 0x1f
719 /* enum: Link change. This event is sent instead of LINKCHANGE if
720  * WANT_V2_LINKCHANGES was set on driver attach.
721  */
722 #define MCDI_EVENT_CODE_LINKCHANGE_V2 0x20
723 /* enum: This event is sent if WANT_V2_LINKCHANGES was set on driver attach
724  * when the local device capabilities changes. This will usually correspond to
725  * a module change.
726  */
727 #define MCDI_EVENT_CODE_MODULECHANGE 0x21
728 /* enum: Artificial event generated by host and posted via MC for test
729  * purposes.
730  */
731 #define MCDI_EVENT_CODE_TESTGEN 0xfa
732 #define MCDI_EVENT_CMDDONE_DATA_OFST 0
733 #define MCDI_EVENT_CMDDONE_DATA_LEN 4
734 #define MCDI_EVENT_CMDDONE_DATA_LBN 0
735 #define MCDI_EVENT_CMDDONE_DATA_WIDTH 32
736 #define MCDI_EVENT_LINKCHANGE_DATA_OFST 0
737 #define MCDI_EVENT_LINKCHANGE_DATA_LEN 4
738 #define MCDI_EVENT_LINKCHANGE_DATA_LBN 0
739 #define MCDI_EVENT_LINKCHANGE_DATA_WIDTH 32
740 #define MCDI_EVENT_SENSOREVT_DATA_OFST 0
741 #define MCDI_EVENT_SENSOREVT_DATA_LEN 4
742 #define MCDI_EVENT_SENSOREVT_DATA_LBN 0
743 #define MCDI_EVENT_SENSOREVT_DATA_WIDTH 32
744 #define MCDI_EVENT_MAC_STATS_DMA_GENERATION_OFST 0
745 #define MCDI_EVENT_MAC_STATS_DMA_GENERATION_LEN 4
746 #define MCDI_EVENT_MAC_STATS_DMA_GENERATION_LBN 0
747 #define MCDI_EVENT_MAC_STATS_DMA_GENERATION_WIDTH 32
748 #define MCDI_EVENT_TX_ERR_DATA_OFST 0
749 #define MCDI_EVENT_TX_ERR_DATA_LEN 4
750 #define MCDI_EVENT_TX_ERR_DATA_LBN 0
751 #define MCDI_EVENT_TX_ERR_DATA_WIDTH 32
752 /* For CODE_PTP_RX, CODE_PTP_PPS and CODE_HW_PPS events the seconds field of
753  * timestamp
754  */
755 #define MCDI_EVENT_PTP_SECONDS_OFST 0
756 #define MCDI_EVENT_PTP_SECONDS_LEN 4
757 #define MCDI_EVENT_PTP_SECONDS_LBN 0
758 #define MCDI_EVENT_PTP_SECONDS_WIDTH 32
759 /* For CODE_PTP_RX, CODE_PTP_PPS and CODE_HW_PPS events the major field of
760  * timestamp
761  */
762 #define MCDI_EVENT_PTP_MAJOR_OFST 0
763 #define MCDI_EVENT_PTP_MAJOR_LEN 4
764 #define MCDI_EVENT_PTP_MAJOR_LBN 0
765 #define MCDI_EVENT_PTP_MAJOR_WIDTH 32
766 /* For CODE_PTP_RX, CODE_PTP_PPS and CODE_HW_PPS events the nanoseconds field
767  * of timestamp
768  */
769 #define MCDI_EVENT_PTP_NANOSECONDS_OFST 0
770 #define MCDI_EVENT_PTP_NANOSECONDS_LEN 4
771 #define MCDI_EVENT_PTP_NANOSECONDS_LBN 0
772 #define MCDI_EVENT_PTP_NANOSECONDS_WIDTH 32
773 /* For CODE_PTP_RX, CODE_PTP_PPS and CODE_HW_PPS events the minor field of
774  * timestamp
775  */
776 #define MCDI_EVENT_PTP_MINOR_OFST 0
777 #define MCDI_EVENT_PTP_MINOR_LEN 4
778 #define MCDI_EVENT_PTP_MINOR_LBN 0
779 #define MCDI_EVENT_PTP_MINOR_WIDTH 32
780 /* For CODE_PTP_RX events, the lowest four bytes of sourceUUID from PTP packet
781  */
782 #define MCDI_EVENT_PTP_UUID_OFST 0
783 #define MCDI_EVENT_PTP_UUID_LEN 4
784 #define MCDI_EVENT_PTP_UUID_LBN 0
785 #define MCDI_EVENT_PTP_UUID_WIDTH 32
786 #define MCDI_EVENT_RX_ERR_DATA_OFST 0
787 #define MCDI_EVENT_RX_ERR_DATA_LEN 4
788 #define MCDI_EVENT_RX_ERR_DATA_LBN 0
789 #define MCDI_EVENT_RX_ERR_DATA_WIDTH 32
790 #define MCDI_EVENT_PAR_ERR_DATA_OFST 0
791 #define MCDI_EVENT_PAR_ERR_DATA_LEN 4
792 #define MCDI_EVENT_PAR_ERR_DATA_LBN 0
793 #define MCDI_EVENT_PAR_ERR_DATA_WIDTH 32
794 #define MCDI_EVENT_ECC_CORR_ERR_DATA_OFST 0
795 #define MCDI_EVENT_ECC_CORR_ERR_DATA_LEN 4
796 #define MCDI_EVENT_ECC_CORR_ERR_DATA_LBN 0
797 #define MCDI_EVENT_ECC_CORR_ERR_DATA_WIDTH 32
798 #define MCDI_EVENT_ECC_FATAL_ERR_DATA_OFST 0
799 #define MCDI_EVENT_ECC_FATAL_ERR_DATA_LEN 4
800 #define MCDI_EVENT_ECC_FATAL_ERR_DATA_LBN 0
801 #define MCDI_EVENT_ECC_FATAL_ERR_DATA_WIDTH 32
802 /* For CODE_PTP_TIME events, the major value of the PTP clock */
803 #define MCDI_EVENT_PTP_TIME_MAJOR_OFST 0
804 #define MCDI_EVENT_PTP_TIME_MAJOR_LEN 4
805 #define MCDI_EVENT_PTP_TIME_MAJOR_LBN 0
806 #define MCDI_EVENT_PTP_TIME_MAJOR_WIDTH 32
807 /* For CODE_PTP_TIME events, bits 19-26 of the minor value of the PTP clock */
808 #define MCDI_EVENT_PTP_TIME_MINOR_26_19_LBN 36
809 #define MCDI_EVENT_PTP_TIME_MINOR_26_19_WIDTH 8
810 /* For CODE_PTP_TIME events, most significant bits of the minor value of the
811  * PTP clock. This is a more generic equivalent of PTP_TIME_MINOR_26_19.
812  */
813 #define MCDI_EVENT_PTP_TIME_MINOR_MS_8BITS_LBN 36
814 #define MCDI_EVENT_PTP_TIME_MINOR_MS_8BITS_WIDTH 8
815 /* For CODE_PTP_TIME events where report sync status is enabled, indicates
816  * whether the NIC clock has ever been set
817  */
818 #define MCDI_EVENT_PTP_TIME_NIC_CLOCK_VALID_LBN 36
819 #define MCDI_EVENT_PTP_TIME_NIC_CLOCK_VALID_WIDTH 1
820 /* For CODE_PTP_TIME events where report sync status is enabled, indicates
821  * whether the NIC and System clocks are in sync
822  */
823 #define MCDI_EVENT_PTP_TIME_HOST_NIC_IN_SYNC_LBN 37
824 #define MCDI_EVENT_PTP_TIME_HOST_NIC_IN_SYNC_WIDTH 1
825 /* For CODE_PTP_TIME events where report sync status is enabled, bits 21-26 of
826  * the minor value of the PTP clock
827  */
828 #define MCDI_EVENT_PTP_TIME_MINOR_26_21_LBN 38
829 #define MCDI_EVENT_PTP_TIME_MINOR_26_21_WIDTH 6
830 /* For CODE_PTP_TIME events, most significant bits of the minor value of the
831  * PTP clock. This is a more generic equivalent of PTP_TIME_MINOR_26_21.
832  */
833 #define MCDI_EVENT_PTP_TIME_MINOR_MS_6BITS_LBN 38
834 #define MCDI_EVENT_PTP_TIME_MINOR_MS_6BITS_WIDTH 6
835 #define MCDI_EVENT_PROXY_REQUEST_BUFF_INDEX_OFST 0
836 #define MCDI_EVENT_PROXY_REQUEST_BUFF_INDEX_LEN 4
837 #define MCDI_EVENT_PROXY_REQUEST_BUFF_INDEX_LBN 0
838 #define MCDI_EVENT_PROXY_REQUEST_BUFF_INDEX_WIDTH 32
839 #define MCDI_EVENT_PROXY_RESPONSE_HANDLE_OFST 0
840 #define MCDI_EVENT_PROXY_RESPONSE_HANDLE_LEN 4
841 #define MCDI_EVENT_PROXY_RESPONSE_HANDLE_LBN 0
842 #define MCDI_EVENT_PROXY_RESPONSE_HANDLE_WIDTH 32
843 /* Zero means that the request has been completed or authorized, and the driver
844  * should resend it. A non-zero value means that the authorization has been
845  * denied, and gives the reason. Typically it will be EPERM.
846  */
847 #define MCDI_EVENT_PROXY_RESPONSE_RC_LBN 36
848 #define MCDI_EVENT_PROXY_RESPONSE_RC_WIDTH 8
849 #define MCDI_EVENT_DBRET_DATA_OFST 0
850 #define MCDI_EVENT_DBRET_DATA_LEN 4
851 #define MCDI_EVENT_DBRET_DATA_LBN 0
852 #define MCDI_EVENT_DBRET_DATA_WIDTH 32
853 #define MCDI_EVENT_LINKCHANGE_V2_DATA_OFST 0
854 #define MCDI_EVENT_LINKCHANGE_V2_DATA_LEN 4
855 #define MCDI_EVENT_LINKCHANGE_V2_DATA_LBN 0
856 #define MCDI_EVENT_LINKCHANGE_V2_DATA_WIDTH 32
857 #define MCDI_EVENT_MODULECHANGE_DATA_OFST 0
858 #define MCDI_EVENT_MODULECHANGE_DATA_LEN 4
859 #define MCDI_EVENT_MODULECHANGE_DATA_LBN 0
860 #define MCDI_EVENT_MODULECHANGE_DATA_WIDTH 32
861
862 /* FCDI_EVENT structuredef */
863 #define FCDI_EVENT_LEN 8
864 #define FCDI_EVENT_CONT_LBN 32
865 #define FCDI_EVENT_CONT_WIDTH 1
866 #define FCDI_EVENT_LEVEL_LBN 33
867 #define FCDI_EVENT_LEVEL_WIDTH 3
868 /* enum: Info. */
869 #define FCDI_EVENT_LEVEL_INFO 0x0
870 /* enum: Warning. */
871 #define FCDI_EVENT_LEVEL_WARN 0x1
872 /* enum: Error. */
873 #define FCDI_EVENT_LEVEL_ERR 0x2
874 /* enum: Fatal. */
875 #define FCDI_EVENT_LEVEL_FATAL 0x3
876 #define FCDI_EVENT_DATA_OFST 0
877 #define FCDI_EVENT_DATA_LEN 4
878 #define FCDI_EVENT_LINK_STATE_STATUS_LBN 0
879 #define FCDI_EVENT_LINK_STATE_STATUS_WIDTH 1
880 #define FCDI_EVENT_LINK_DOWN 0x0 /* enum */
881 #define FCDI_EVENT_LINK_UP 0x1 /* enum */
882 #define FCDI_EVENT_DATA_LBN 0
883 #define FCDI_EVENT_DATA_WIDTH 32
884 #define FCDI_EVENT_SRC_LBN 36
885 #define FCDI_EVENT_SRC_WIDTH 8
886 #define FCDI_EVENT_EV_CODE_LBN 60
887 #define FCDI_EVENT_EV_CODE_WIDTH 4
888 #define FCDI_EVENT_CODE_LBN 44
889 #define FCDI_EVENT_CODE_WIDTH 8
890 /* enum: The FC was rebooted. */
891 #define FCDI_EVENT_CODE_REBOOT 0x1
892 /* enum: Bad assert. */
893 #define FCDI_EVENT_CODE_ASSERT 0x2
894 /* enum: DDR3 test result. */
895 #define FCDI_EVENT_CODE_DDR_TEST_RESULT 0x3
896 /* enum: Link status. */
897 #define FCDI_EVENT_CODE_LINK_STATE 0x4
898 /* enum: A timed read is ready to be serviced. */
899 #define FCDI_EVENT_CODE_TIMED_READ 0x5
900 /* enum: One or more PPS IN events */
901 #define FCDI_EVENT_CODE_PPS_IN 0x6
902 /* enum: Tick event from PTP clock */
903 #define FCDI_EVENT_CODE_PTP_TICK 0x7
904 /* enum: ECC error counters */
905 #define FCDI_EVENT_CODE_DDR_ECC_STATUS 0x8
906 /* enum: Current status of PTP */
907 #define FCDI_EVENT_CODE_PTP_STATUS 0x9
908 /* enum: Port id config to map MC-FC port idx */
909 #define FCDI_EVENT_CODE_PORT_CONFIG 0xa
910 /* enum: Boot result or error code */
911 #define FCDI_EVENT_CODE_BOOT_RESULT 0xb
912 #define FCDI_EVENT_REBOOT_SRC_LBN 36
913 #define FCDI_EVENT_REBOOT_SRC_WIDTH 8
914 #define FCDI_EVENT_REBOOT_FC_FW 0x0 /* enum */
915 #define FCDI_EVENT_REBOOT_FC_BOOTLOADER 0x1 /* enum */
916 #define FCDI_EVENT_ASSERT_INSTR_ADDRESS_OFST 0
917 #define FCDI_EVENT_ASSERT_INSTR_ADDRESS_LEN 4
918 #define FCDI_EVENT_ASSERT_INSTR_ADDRESS_LBN 0
919 #define FCDI_EVENT_ASSERT_INSTR_ADDRESS_WIDTH 32
920 #define FCDI_EVENT_ASSERT_TYPE_LBN 36
921 #define FCDI_EVENT_ASSERT_TYPE_WIDTH 8
922 #define FCDI_EVENT_DDR_TEST_RESULT_STATUS_CODE_LBN 36
923 #define FCDI_EVENT_DDR_TEST_RESULT_STATUS_CODE_WIDTH 8
924 #define FCDI_EVENT_DDR_TEST_RESULT_RESULT_OFST 0
925 #define FCDI_EVENT_DDR_TEST_RESULT_RESULT_LEN 4
926 #define FCDI_EVENT_DDR_TEST_RESULT_RESULT_LBN 0
927 #define FCDI_EVENT_DDR_TEST_RESULT_RESULT_WIDTH 32
928 #define FCDI_EVENT_LINK_STATE_DATA_OFST 0
929 #define FCDI_EVENT_LINK_STATE_DATA_LEN 4
930 #define FCDI_EVENT_LINK_STATE_DATA_LBN 0
931 #define FCDI_EVENT_LINK_STATE_DATA_WIDTH 32
932 #define FCDI_EVENT_PTP_STATE_OFST 0
933 #define FCDI_EVENT_PTP_STATE_LEN 4
934 #define FCDI_EVENT_PTP_UNDEFINED 0x0 /* enum */
935 #define FCDI_EVENT_PTP_SETUP_FAILED 0x1 /* enum */
936 #define FCDI_EVENT_PTP_OPERATIONAL 0x2 /* enum */
937 #define FCDI_EVENT_PTP_STATE_LBN 0
938 #define FCDI_EVENT_PTP_STATE_WIDTH 32
939 #define FCDI_EVENT_DDR_ECC_STATUS_BANK_ID_LBN 36
940 #define FCDI_EVENT_DDR_ECC_STATUS_BANK_ID_WIDTH 8
941 #define FCDI_EVENT_DDR_ECC_STATUS_STATUS_OFST 0
942 #define FCDI_EVENT_DDR_ECC_STATUS_STATUS_LEN 4
943 #define FCDI_EVENT_DDR_ECC_STATUS_STATUS_LBN 0
944 #define FCDI_EVENT_DDR_ECC_STATUS_STATUS_WIDTH 32
945 /* Index of MC port being referred to */
946 #define FCDI_EVENT_PORT_CONFIG_SRC_LBN 36
947 #define FCDI_EVENT_PORT_CONFIG_SRC_WIDTH 8
948 /* FC Port index that matches the MC port index in SRC */
949 #define FCDI_EVENT_PORT_CONFIG_DATA_OFST 0
950 #define FCDI_EVENT_PORT_CONFIG_DATA_LEN 4
951 #define FCDI_EVENT_PORT_CONFIG_DATA_LBN 0
952 #define FCDI_EVENT_PORT_CONFIG_DATA_WIDTH 32
953 #define FCDI_EVENT_BOOT_RESULT_OFST 0
954 #define FCDI_EVENT_BOOT_RESULT_LEN 4
955 /*            Enum values, see field(s): */
956 /*               MC_CMD_AOE/MC_CMD_AOE_OUT_INFO/FC_BOOT_RESULT */
957 #define FCDI_EVENT_BOOT_RESULT_LBN 0
958 #define FCDI_EVENT_BOOT_RESULT_WIDTH 32
959
960 /* FCDI_EXTENDED_EVENT_PPS structuredef: Extended FCDI event to send PPS events
961  * to the MC. Note that this structure | is overlayed over a normal FCDI event
962  * such that bits 32-63 containing | event code, level, source etc remain the
963  * same. In this case the data | field of the header is defined to be the
964  * number of timestamps
965  */
966 #define FCDI_EXTENDED_EVENT_PPS_LENMIN 16
967 #define FCDI_EXTENDED_EVENT_PPS_LENMAX 248
968 #define FCDI_EXTENDED_EVENT_PPS_LENMAX_MCDI2 1016
969 #define FCDI_EXTENDED_EVENT_PPS_LEN(num) (8+8*(num))
970 /* Number of timestamps following */
971 #define FCDI_EXTENDED_EVENT_PPS_COUNT_OFST 0
972 #define FCDI_EXTENDED_EVENT_PPS_COUNT_LEN 4
973 #define FCDI_EXTENDED_EVENT_PPS_COUNT_LBN 0
974 #define FCDI_EXTENDED_EVENT_PPS_COUNT_WIDTH 32
975 /* Seconds field of a timestamp record */
976 #define FCDI_EXTENDED_EVENT_PPS_SECONDS_OFST 8
977 #define FCDI_EXTENDED_EVENT_PPS_SECONDS_LEN 4
978 #define FCDI_EXTENDED_EVENT_PPS_SECONDS_LBN 64
979 #define FCDI_EXTENDED_EVENT_PPS_SECONDS_WIDTH 32
980 /* Nanoseconds field of a timestamp record */
981 #define FCDI_EXTENDED_EVENT_PPS_NANOSECONDS_OFST 12
982 #define FCDI_EXTENDED_EVENT_PPS_NANOSECONDS_LEN 4
983 #define FCDI_EXTENDED_EVENT_PPS_NANOSECONDS_LBN 96
984 #define FCDI_EXTENDED_EVENT_PPS_NANOSECONDS_WIDTH 32
985 /* Timestamp records comprising the event */
986 #define FCDI_EXTENDED_EVENT_PPS_TIMESTAMPS_OFST 8
987 #define FCDI_EXTENDED_EVENT_PPS_TIMESTAMPS_LEN 8
988 #define FCDI_EXTENDED_EVENT_PPS_TIMESTAMPS_LO_OFST 8
989 #define FCDI_EXTENDED_EVENT_PPS_TIMESTAMPS_HI_OFST 12
990 #define FCDI_EXTENDED_EVENT_PPS_TIMESTAMPS_MINNUM 1
991 #define FCDI_EXTENDED_EVENT_PPS_TIMESTAMPS_MAXNUM 30
992 #define FCDI_EXTENDED_EVENT_PPS_TIMESTAMPS_MAXNUM_MCDI2 126
993 #define FCDI_EXTENDED_EVENT_PPS_TIMESTAMPS_LBN 64
994 #define FCDI_EXTENDED_EVENT_PPS_TIMESTAMPS_WIDTH 64
995
996 /* MUM_EVENT structuredef */
997 #define MUM_EVENT_LEN 8
998 #define MUM_EVENT_CONT_LBN 32
999 #define MUM_EVENT_CONT_WIDTH 1
1000 #define MUM_EVENT_LEVEL_LBN 33
1001 #define MUM_EVENT_LEVEL_WIDTH 3
1002 /* enum: Info. */
1003 #define MUM_EVENT_LEVEL_INFO 0x0
1004 /* enum: Warning. */
1005 #define MUM_EVENT_LEVEL_WARN 0x1
1006 /* enum: Error. */
1007 #define MUM_EVENT_LEVEL_ERR 0x2
1008 /* enum: Fatal. */
1009 #define MUM_EVENT_LEVEL_FATAL 0x3
1010 #define MUM_EVENT_DATA_OFST 0
1011 #define MUM_EVENT_DATA_LEN 4
1012 #define MUM_EVENT_SENSOR_ID_LBN 0
1013 #define MUM_EVENT_SENSOR_ID_WIDTH 8
1014 /*             Enum values, see field(s): */
1015 /*                MC_CMD_SENSOR_INFO/MC_CMD_SENSOR_INFO_OUT/MASK */
1016 #define MUM_EVENT_SENSOR_STATE_LBN 8
1017 #define MUM_EVENT_SENSOR_STATE_WIDTH 8
1018 #define MUM_EVENT_PORT_PHY_READY_LBN 0
1019 #define MUM_EVENT_PORT_PHY_READY_WIDTH 1
1020 #define MUM_EVENT_PORT_PHY_LINK_UP_LBN 1
1021 #define MUM_EVENT_PORT_PHY_LINK_UP_WIDTH 1
1022 #define MUM_EVENT_PORT_PHY_TX_LOL_LBN 2
1023 #define MUM_EVENT_PORT_PHY_TX_LOL_WIDTH 1
1024 #define MUM_EVENT_PORT_PHY_RX_LOL_LBN 3
1025 #define MUM_EVENT_PORT_PHY_RX_LOL_WIDTH 1
1026 #define MUM_EVENT_PORT_PHY_TX_LOS_LBN 4
1027 #define MUM_EVENT_PORT_PHY_TX_LOS_WIDTH 1
1028 #define MUM_EVENT_PORT_PHY_RX_LOS_LBN 5
1029 #define MUM_EVENT_PORT_PHY_RX_LOS_WIDTH 1
1030 #define MUM_EVENT_PORT_PHY_TX_FAULT_LBN 6
1031 #define MUM_EVENT_PORT_PHY_TX_FAULT_WIDTH 1
1032 #define MUM_EVENT_DATA_LBN 0
1033 #define MUM_EVENT_DATA_WIDTH 32
1034 #define MUM_EVENT_SRC_LBN 36
1035 #define MUM_EVENT_SRC_WIDTH 8
1036 #define MUM_EVENT_EV_CODE_LBN 60
1037 #define MUM_EVENT_EV_CODE_WIDTH 4
1038 #define MUM_EVENT_CODE_LBN 44
1039 #define MUM_EVENT_CODE_WIDTH 8
1040 /* enum: The MUM was rebooted. */
1041 #define MUM_EVENT_CODE_REBOOT 0x1
1042 /* enum: Bad assert. */
1043 #define MUM_EVENT_CODE_ASSERT 0x2
1044 /* enum: Sensor failure. */
1045 #define MUM_EVENT_CODE_SENSOR 0x3
1046 /* enum: Link fault has been asserted, or has cleared. */
1047 #define MUM_EVENT_CODE_QSFP_LASI_INTERRUPT 0x4
1048 #define MUM_EVENT_SENSOR_DATA_OFST 0
1049 #define MUM_EVENT_SENSOR_DATA_LEN 4
1050 #define MUM_EVENT_SENSOR_DATA_LBN 0
1051 #define MUM_EVENT_SENSOR_DATA_WIDTH 32
1052 #define MUM_EVENT_PORT_PHY_FLAGS_OFST 0
1053 #define MUM_EVENT_PORT_PHY_FLAGS_LEN 4
1054 #define MUM_EVENT_PORT_PHY_FLAGS_LBN 0
1055 #define MUM_EVENT_PORT_PHY_FLAGS_WIDTH 32
1056 #define MUM_EVENT_PORT_PHY_COPPER_LEN_OFST 0
1057 #define MUM_EVENT_PORT_PHY_COPPER_LEN_LEN 4
1058 #define MUM_EVENT_PORT_PHY_COPPER_LEN_LBN 0
1059 #define MUM_EVENT_PORT_PHY_COPPER_LEN_WIDTH 32
1060 #define MUM_EVENT_PORT_PHY_CAPS_OFST 0
1061 #define MUM_EVENT_PORT_PHY_CAPS_LEN 4
1062 #define MUM_EVENT_PORT_PHY_CAPS_LBN 0
1063 #define MUM_EVENT_PORT_PHY_CAPS_WIDTH 32
1064 #define MUM_EVENT_PORT_PHY_TECH_OFST 0
1065 #define MUM_EVENT_PORT_PHY_TECH_LEN 4
1066 #define MUM_EVENT_PORT_PHY_STATE_QSFP_MODULE_TECH_UNKNOWN 0x0 /* enum */
1067 #define MUM_EVENT_PORT_PHY_STATE_QSFP_MODULE_TECH_OPTICAL 0x1 /* enum */
1068 #define MUM_EVENT_PORT_PHY_STATE_QSFP_MODULE_TECH_COPPER_PASSIVE 0x2 /* enum */
1069 #define MUM_EVENT_PORT_PHY_STATE_QSFP_MODULE_TECH_COPPER_PASSIVE_EQUALIZED 0x3 /* enum */
1070 #define MUM_EVENT_PORT_PHY_STATE_QSFP_MODULE_TECH_COPPER_ACTIVE_LIMITING 0x4 /* enum */
1071 #define MUM_EVENT_PORT_PHY_STATE_QSFP_MODULE_TECH_COPPER_ACTIVE_LINEAR 0x5 /* enum */
1072 #define MUM_EVENT_PORT_PHY_STATE_QSFP_MODULE_TECH_BASE_T 0x6 /* enum */
1073 #define MUM_EVENT_PORT_PHY_STATE_QSFP_MODULE_TECH_LOOPBACK_PASSIVE 0x7 /* enum */
1074 #define MUM_EVENT_PORT_PHY_TECH_LBN 0
1075 #define MUM_EVENT_PORT_PHY_TECH_WIDTH 32
1076 #define MUM_EVENT_PORT_PHY_SRC_DATA_ID_LBN 36
1077 #define MUM_EVENT_PORT_PHY_SRC_DATA_ID_WIDTH 4
1078 #define MUM_EVENT_PORT_PHY_SRC_DATA_ID_FLAGS 0x0 /* enum */
1079 #define MUM_EVENT_PORT_PHY_SRC_DATA_ID_COPPER_LEN 0x1 /* enum */
1080 #define MUM_EVENT_PORT_PHY_SRC_DATA_ID_CAPS 0x2 /* enum */
1081 #define MUM_EVENT_PORT_PHY_SRC_DATA_ID_TECH 0x3 /* enum */
1082 #define MUM_EVENT_PORT_PHY_SRC_DATA_ID_MAX 0x4 /* enum */
1083 #define MUM_EVENT_PORT_PHY_SRC_PORT_NO_LBN 40
1084 #define MUM_EVENT_PORT_PHY_SRC_PORT_NO_WIDTH 4
1085
1086
1087 /***********************************/
1088 /* MC_CMD_READ32
1089  * Read multiple 32byte words from MC memory. Note - this command really
1090  * belongs to INSECURE category but is required by shmboot. The command handler
1091  * has additional checks to reject insecure calls.
1092  */
1093 #define MC_CMD_READ32 0x1
1094 #undef  MC_CMD_0x1_PRIVILEGE_CTG
1095
1096 #define MC_CMD_0x1_PRIVILEGE_CTG SRIOV_CTG_ADMIN
1097
1098 /* MC_CMD_READ32_IN msgrequest */
1099 #define MC_CMD_READ32_IN_LEN 8
1100 #define MC_CMD_READ32_IN_ADDR_OFST 0
1101 #define MC_CMD_READ32_IN_ADDR_LEN 4
1102 #define MC_CMD_READ32_IN_NUMWORDS_OFST 4
1103 #define MC_CMD_READ32_IN_NUMWORDS_LEN 4
1104
1105 /* MC_CMD_READ32_OUT msgresponse */
1106 #define MC_CMD_READ32_OUT_LENMIN 4
1107 #define MC_CMD_READ32_OUT_LENMAX 252
1108 #define MC_CMD_READ32_OUT_LENMAX_MCDI2 1020
1109 #define MC_CMD_READ32_OUT_LEN(num) (0+4*(num))
1110 #define MC_CMD_READ32_OUT_BUFFER_OFST 0
1111 #define MC_CMD_READ32_OUT_BUFFER_LEN 4
1112 #define MC_CMD_READ32_OUT_BUFFER_MINNUM 1
1113 #define MC_CMD_READ32_OUT_BUFFER_MAXNUM 63
1114 #define MC_CMD_READ32_OUT_BUFFER_MAXNUM_MCDI2 255
1115
1116
1117 /***********************************/
1118 /* MC_CMD_WRITE32
1119  * Write multiple 32byte words to MC memory.
1120  */
1121 #define MC_CMD_WRITE32 0x2
1122 #undef  MC_CMD_0x2_PRIVILEGE_CTG
1123
1124 #define MC_CMD_0x2_PRIVILEGE_CTG SRIOV_CTG_INSECURE
1125
1126 /* MC_CMD_WRITE32_IN msgrequest */
1127 #define MC_CMD_WRITE32_IN_LENMIN 8
1128 #define MC_CMD_WRITE32_IN_LENMAX 252
1129 #define MC_CMD_WRITE32_IN_LENMAX_MCDI2 1020
1130 #define MC_CMD_WRITE32_IN_LEN(num) (4+4*(num))
1131 #define MC_CMD_WRITE32_IN_ADDR_OFST 0
1132 #define MC_CMD_WRITE32_IN_ADDR_LEN 4
1133 #define MC_CMD_WRITE32_IN_BUFFER_OFST 4
1134 #define MC_CMD_WRITE32_IN_BUFFER_LEN 4
1135 #define MC_CMD_WRITE32_IN_BUFFER_MINNUM 1
1136 #define MC_CMD_WRITE32_IN_BUFFER_MAXNUM 62
1137 #define MC_CMD_WRITE32_IN_BUFFER_MAXNUM_MCDI2 254
1138
1139 /* MC_CMD_WRITE32_OUT msgresponse */
1140 #define MC_CMD_WRITE32_OUT_LEN 0
1141
1142
1143 /***********************************/
1144 /* MC_CMD_COPYCODE
1145  * Copy MC code between two locations and jump. Note - this command really
1146  * belongs to INSECURE category but is required by shmboot. The command handler
1147  * has additional checks to reject insecure calls.
1148  */
1149 #define MC_CMD_COPYCODE 0x3
1150 #undef  MC_CMD_0x3_PRIVILEGE_CTG
1151
1152 #define MC_CMD_0x3_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
1153
1154 /* MC_CMD_COPYCODE_IN msgrequest */
1155 #define MC_CMD_COPYCODE_IN_LEN 16
1156 /* Source address
1157  *
1158  * The main image should be entered via a copy of a single word from and to a
1159  * magic address, which controls various aspects of the boot. The magic address
1160  * is a bitfield, with each bit as documented below.
1161  */
1162 #define MC_CMD_COPYCODE_IN_SRC_ADDR_OFST 0
1163 #define MC_CMD_COPYCODE_IN_SRC_ADDR_LEN 4
1164 /* enum: Deprecated; equivalent to setting BOOT_MAGIC_PRESENT (see below) */
1165 #define MC_CMD_COPYCODE_HUNT_NO_MAGIC_ADDR 0x10000
1166 /* enum: Deprecated; equivalent to setting BOOT_MAGIC_PRESENT and
1167  * BOOT_MAGIC_SATELLITE_CPUS_NOT_LOADED (see below)
1168  */
1169 #define MC_CMD_COPYCODE_HUNT_NO_DATAPATH_MAGIC_ADDR 0x1d0d0
1170 /* enum: Deprecated; equivalent to setting BOOT_MAGIC_PRESENT,
1171  * BOOT_MAGIC_SATELLITE_CPUS_NOT_LOADED and BOOT_MAGIC_IGNORE_CONFIG (see
1172  * below)
1173  */
1174 #define MC_CMD_COPYCODE_HUNT_IGNORE_CONFIG_MAGIC_ADDR 0x1badc
1175 #define MC_CMD_COPYCODE_IN_BOOT_MAGIC_PRESENT_LBN 17
1176 #define MC_CMD_COPYCODE_IN_BOOT_MAGIC_PRESENT_WIDTH 1
1177 #define MC_CMD_COPYCODE_IN_BOOT_MAGIC_SATELLITE_CPUS_NOT_LOADED_LBN 2
1178 #define MC_CMD_COPYCODE_IN_BOOT_MAGIC_SATELLITE_CPUS_NOT_LOADED_WIDTH 1
1179 #define MC_CMD_COPYCODE_IN_BOOT_MAGIC_IGNORE_CONFIG_LBN 3
1180 #define MC_CMD_COPYCODE_IN_BOOT_MAGIC_IGNORE_CONFIG_WIDTH 1
1181 #define MC_CMD_COPYCODE_IN_BOOT_MAGIC_SKIP_BOOT_ICORE_SYNC_LBN 4
1182 #define MC_CMD_COPYCODE_IN_BOOT_MAGIC_SKIP_BOOT_ICORE_SYNC_WIDTH 1
1183 #define MC_CMD_COPYCODE_IN_BOOT_MAGIC_FORCE_STANDALONE_LBN 5
1184 #define MC_CMD_COPYCODE_IN_BOOT_MAGIC_FORCE_STANDALONE_WIDTH 1
1185 #define MC_CMD_COPYCODE_IN_BOOT_MAGIC_DISABLE_XIP_LBN 6
1186 #define MC_CMD_COPYCODE_IN_BOOT_MAGIC_DISABLE_XIP_WIDTH 1
1187 /* Destination address */
1188 #define MC_CMD_COPYCODE_IN_DEST_ADDR_OFST 4
1189 #define MC_CMD_COPYCODE_IN_DEST_ADDR_LEN 4
1190 #define MC_CMD_COPYCODE_IN_NUMWORDS_OFST 8
1191 #define MC_CMD_COPYCODE_IN_NUMWORDS_LEN 4
1192 /* Address of where to jump after copy. */
1193 #define MC_CMD_COPYCODE_IN_JUMP_OFST 12
1194 #define MC_CMD_COPYCODE_IN_JUMP_LEN 4
1195 /* enum: Control should return to the caller rather than jumping */
1196 #define MC_CMD_COPYCODE_JUMP_NONE 0x1
1197
1198 /* MC_CMD_COPYCODE_OUT msgresponse */
1199 #define MC_CMD_COPYCODE_OUT_LEN 0
1200
1201
1202 /***********************************/
1203 /* MC_CMD_SET_FUNC
1204  * Select function for function-specific commands.
1205  */
1206 #define MC_CMD_SET_FUNC 0x4
1207 #undef  MC_CMD_0x4_PRIVILEGE_CTG
1208
1209 #define MC_CMD_0x4_PRIVILEGE_CTG SRIOV_CTG_INSECURE
1210
1211 /* MC_CMD_SET_FUNC_IN msgrequest */
1212 #define MC_CMD_SET_FUNC_IN_LEN 4
1213 /* Set function */
1214 #define MC_CMD_SET_FUNC_IN_FUNC_OFST 0
1215 #define MC_CMD_SET_FUNC_IN_FUNC_LEN 4
1216
1217 /* MC_CMD_SET_FUNC_OUT msgresponse */
1218 #define MC_CMD_SET_FUNC_OUT_LEN 0
1219
1220
1221 /***********************************/
1222 /* MC_CMD_GET_BOOT_STATUS
1223  * Get the instruction address from which the MC booted.
1224  */
1225 #define MC_CMD_GET_BOOT_STATUS 0x5
1226 #undef  MC_CMD_0x5_PRIVILEGE_CTG
1227
1228 #define MC_CMD_0x5_PRIVILEGE_CTG SRIOV_CTG_GENERAL
1229
1230 /* MC_CMD_GET_BOOT_STATUS_IN msgrequest */
1231 #define MC_CMD_GET_BOOT_STATUS_IN_LEN 0
1232
1233 /* MC_CMD_GET_BOOT_STATUS_OUT msgresponse */
1234 #define MC_CMD_GET_BOOT_STATUS_OUT_LEN 8
1235 /* ?? */
1236 #define MC_CMD_GET_BOOT_STATUS_OUT_BOOT_OFFSET_OFST 0
1237 #define MC_CMD_GET_BOOT_STATUS_OUT_BOOT_OFFSET_LEN 4
1238 /* enum: indicates that the MC wasn't flash booted */
1239 #define MC_CMD_GET_BOOT_STATUS_OUT_BOOT_OFFSET_NULL 0xdeadbeef
1240 #define MC_CMD_GET_BOOT_STATUS_OUT_FLAGS_OFST 4
1241 #define MC_CMD_GET_BOOT_STATUS_OUT_FLAGS_LEN 4
1242 #define MC_CMD_GET_BOOT_STATUS_OUT_FLAGS_WATCHDOG_LBN 0
1243 #define MC_CMD_GET_BOOT_STATUS_OUT_FLAGS_WATCHDOG_WIDTH 1
1244 #define MC_CMD_GET_BOOT_STATUS_OUT_FLAGS_PRIMARY_LBN 1
1245 #define MC_CMD_GET_BOOT_STATUS_OUT_FLAGS_PRIMARY_WIDTH 1
1246 #define MC_CMD_GET_BOOT_STATUS_OUT_FLAGS_BACKUP_LBN 2
1247 #define MC_CMD_GET_BOOT_STATUS_OUT_FLAGS_BACKUP_WIDTH 1
1248
1249
1250 /***********************************/
1251 /* MC_CMD_GET_ASSERTS
1252  * Get (and optionally clear) the current assertion status. Only
1253  * OUT.GLOBAL_FLAGS is guaranteed to exist in the completion payload. The other
1254  * fields will only be present if OUT.GLOBAL_FLAGS != NO_FAILS
1255  */
1256 #define MC_CMD_GET_ASSERTS 0x6
1257 #undef  MC_CMD_0x6_PRIVILEGE_CTG
1258
1259 #define MC_CMD_0x6_PRIVILEGE_CTG SRIOV_CTG_ADMIN
1260
1261 /* MC_CMD_GET_ASSERTS_IN msgrequest */
1262 #define MC_CMD_GET_ASSERTS_IN_LEN 4
1263 /* Set to clear assertion */
1264 #define MC_CMD_GET_ASSERTS_IN_CLEAR_OFST 0
1265 #define MC_CMD_GET_ASSERTS_IN_CLEAR_LEN 4
1266
1267 /* MC_CMD_GET_ASSERTS_OUT msgresponse */
1268 #define MC_CMD_GET_ASSERTS_OUT_LEN 140
1269 /* Assertion status flag. */
1270 #define MC_CMD_GET_ASSERTS_OUT_GLOBAL_FLAGS_OFST 0
1271 #define MC_CMD_GET_ASSERTS_OUT_GLOBAL_FLAGS_LEN 4
1272 /* enum: No assertions have failed. */
1273 #define MC_CMD_GET_ASSERTS_FLAGS_NO_FAILS 0x1
1274 /* enum: A system-level assertion has failed. */
1275 #define MC_CMD_GET_ASSERTS_FLAGS_SYS_FAIL 0x2
1276 /* enum: A thread-level assertion has failed. */
1277 #define MC_CMD_GET_ASSERTS_FLAGS_THR_FAIL 0x3
1278 /* enum: The system was reset by the watchdog. */
1279 #define MC_CMD_GET_ASSERTS_FLAGS_WDOG_FIRED 0x4
1280 /* enum: An illegal address trap stopped the system (huntington and later) */
1281 #define MC_CMD_GET_ASSERTS_FLAGS_ADDR_TRAP 0x5
1282 /* Failing PC value */
1283 #define MC_CMD_GET_ASSERTS_OUT_SAVED_PC_OFFS_OFST 4
1284 #define MC_CMD_GET_ASSERTS_OUT_SAVED_PC_OFFS_LEN 4
1285 /* Saved GP regs */
1286 #define MC_CMD_GET_ASSERTS_OUT_GP_REGS_OFFS_OFST 8
1287 #define MC_CMD_GET_ASSERTS_OUT_GP_REGS_OFFS_LEN 4
1288 #define MC_CMD_GET_ASSERTS_OUT_GP_REGS_OFFS_NUM 31
1289 /* enum: A magic value hinting that the value in this register at the time of
1290  * the failure has likely been lost.
1291  */
1292 #define MC_CMD_GET_ASSERTS_REG_NO_DATA 0xda7a1057
1293 /* Failing thread address */
1294 #define MC_CMD_GET_ASSERTS_OUT_THREAD_OFFS_OFST 132
1295 #define MC_CMD_GET_ASSERTS_OUT_THREAD_OFFS_LEN 4
1296 #define MC_CMD_GET_ASSERTS_OUT_RESERVED_OFST 136
1297 #define MC_CMD_GET_ASSERTS_OUT_RESERVED_LEN 4
1298
1299
1300 /***********************************/
1301 /* MC_CMD_LOG_CTRL
1302  * Configure the output stream for log events such as link state changes,
1303  * sensor notifications and MCDI completions
1304  */
1305 #define MC_CMD_LOG_CTRL 0x7
1306 #undef  MC_CMD_0x7_PRIVILEGE_CTG
1307
1308 #define MC_CMD_0x7_PRIVILEGE_CTG SRIOV_CTG_GENERAL
1309
1310 /* MC_CMD_LOG_CTRL_IN msgrequest */
1311 #define MC_CMD_LOG_CTRL_IN_LEN 8
1312 /* Log destination */
1313 #define MC_CMD_LOG_CTRL_IN_LOG_DEST_OFST 0
1314 #define MC_CMD_LOG_CTRL_IN_LOG_DEST_LEN 4
1315 /* enum: UART. */
1316 #define MC_CMD_LOG_CTRL_IN_LOG_DEST_UART 0x1
1317 /* enum: Event queue. */
1318 #define MC_CMD_LOG_CTRL_IN_LOG_DEST_EVQ 0x2
1319 /* Legacy argument. Must be zero. */
1320 #define MC_CMD_LOG_CTRL_IN_LOG_DEST_EVQ_OFST 4
1321 #define MC_CMD_LOG_CTRL_IN_LOG_DEST_EVQ_LEN 4
1322
1323 /* MC_CMD_LOG_CTRL_OUT msgresponse */
1324 #define MC_CMD_LOG_CTRL_OUT_LEN 0
1325
1326
1327 /***********************************/
1328 /* MC_CMD_GET_VERSION
1329  * Get version information about the MC firmware.
1330  */
1331 #define MC_CMD_GET_VERSION 0x8
1332 #undef  MC_CMD_0x8_PRIVILEGE_CTG
1333
1334 #define MC_CMD_0x8_PRIVILEGE_CTG SRIOV_CTG_GENERAL
1335
1336 /* MC_CMD_GET_VERSION_IN msgrequest */
1337 #define MC_CMD_GET_VERSION_IN_LEN 0
1338
1339 /* MC_CMD_GET_VERSION_EXT_IN msgrequest: Asks for the extended version */
1340 #define MC_CMD_GET_VERSION_EXT_IN_LEN 4
1341 /* placeholder, set to 0 */
1342 #define MC_CMD_GET_VERSION_EXT_IN_EXT_FLAGS_OFST 0
1343 #define MC_CMD_GET_VERSION_EXT_IN_EXT_FLAGS_LEN 4
1344
1345 /* MC_CMD_GET_VERSION_V0_OUT msgresponse: deprecated version format */
1346 #define MC_CMD_GET_VERSION_V0_OUT_LEN 4
1347 #define MC_CMD_GET_VERSION_OUT_FIRMWARE_OFST 0
1348 #define MC_CMD_GET_VERSION_OUT_FIRMWARE_LEN 4
1349 /* enum: Reserved version number to indicate "any" version. */
1350 #define MC_CMD_GET_VERSION_OUT_FIRMWARE_ANY 0xffffffff
1351 /* enum: Bootrom version value for Siena. */
1352 #define MC_CMD_GET_VERSION_OUT_FIRMWARE_SIENA_BOOTROM 0xb0070000
1353 /* enum: Bootrom version value for Huntington. */
1354 #define MC_CMD_GET_VERSION_OUT_FIRMWARE_HUNT_BOOTROM 0xb0070001
1355 /* enum: Bootrom version value for Medford2. */
1356 #define MC_CMD_GET_VERSION_OUT_FIRMWARE_MEDFORD2_BOOTROM 0xb0070002
1357
1358 /* MC_CMD_GET_VERSION_OUT msgresponse */
1359 #define MC_CMD_GET_VERSION_OUT_LEN 32
1360 /*            MC_CMD_GET_VERSION_OUT_FIRMWARE_OFST 0 */
1361 /*            MC_CMD_GET_VERSION_OUT_FIRMWARE_LEN 4 */
1362 /*            Enum values, see field(s): */
1363 /*               MC_CMD_GET_VERSION_V0_OUT/MC_CMD_GET_VERSION_OUT_FIRMWARE */
1364 #define MC_CMD_GET_VERSION_OUT_PCOL_OFST 4
1365 #define MC_CMD_GET_VERSION_OUT_PCOL_LEN 4
1366 /* 128bit mask of functions supported by the current firmware */
1367 #define MC_CMD_GET_VERSION_OUT_SUPPORTED_FUNCS_OFST 8
1368 #define MC_CMD_GET_VERSION_OUT_SUPPORTED_FUNCS_LEN 16
1369 #define MC_CMD_GET_VERSION_OUT_VERSION_OFST 24
1370 #define MC_CMD_GET_VERSION_OUT_VERSION_LEN 8
1371 #define MC_CMD_GET_VERSION_OUT_VERSION_LO_OFST 24
1372 #define MC_CMD_GET_VERSION_OUT_VERSION_HI_OFST 28
1373
1374 /* MC_CMD_GET_VERSION_EXT_OUT msgresponse */
1375 #define MC_CMD_GET_VERSION_EXT_OUT_LEN 48
1376 /*            MC_CMD_GET_VERSION_OUT_FIRMWARE_OFST 0 */
1377 /*            MC_CMD_GET_VERSION_OUT_FIRMWARE_LEN 4 */
1378 /*            Enum values, see field(s): */
1379 /*               MC_CMD_GET_VERSION_V0_OUT/MC_CMD_GET_VERSION_OUT_FIRMWARE */
1380 #define MC_CMD_GET_VERSION_EXT_OUT_PCOL_OFST 4
1381 #define MC_CMD_GET_VERSION_EXT_OUT_PCOL_LEN 4
1382 /* 128bit mask of functions supported by the current firmware */
1383 #define MC_CMD_GET_VERSION_EXT_OUT_SUPPORTED_FUNCS_OFST 8
1384 #define MC_CMD_GET_VERSION_EXT_OUT_SUPPORTED_FUNCS_LEN 16
1385 #define MC_CMD_GET_VERSION_EXT_OUT_VERSION_OFST 24
1386 #define MC_CMD_GET_VERSION_EXT_OUT_VERSION_LEN 8
1387 #define MC_CMD_GET_VERSION_EXT_OUT_VERSION_LO_OFST 24
1388 #define MC_CMD_GET_VERSION_EXT_OUT_VERSION_HI_OFST 28
1389 /* extra info */
1390 #define MC_CMD_GET_VERSION_EXT_OUT_EXTRA_OFST 32
1391 #define MC_CMD_GET_VERSION_EXT_OUT_EXTRA_LEN 16
1392
1393
1394 /***********************************/
1395 /* MC_CMD_PTP
1396  * Perform PTP operation
1397  */
1398 #define MC_CMD_PTP 0xb
1399 #undef  MC_CMD_0xb_PRIVILEGE_CTG
1400
1401 #define MC_CMD_0xb_PRIVILEGE_CTG SRIOV_CTG_GENERAL
1402
1403 /* MC_CMD_PTP_IN msgrequest */
1404 #define MC_CMD_PTP_IN_LEN 1
1405 /* PTP operation code */
1406 #define MC_CMD_PTP_IN_OP_OFST 0
1407 #define MC_CMD_PTP_IN_OP_LEN 1
1408 /* enum: Enable PTP packet timestamping operation. */
1409 #define MC_CMD_PTP_OP_ENABLE 0x1
1410 /* enum: Disable PTP packet timestamping operation. */
1411 #define MC_CMD_PTP_OP_DISABLE 0x2
1412 /* enum: Send a PTP packet. This operation is used on Siena and Huntington.
1413  * From Medford onwards it is not supported: on those platforms PTP transmit
1414  * timestamping is done using the fast path.
1415  */
1416 #define MC_CMD_PTP_OP_TRANSMIT 0x3
1417 /* enum: Read the current NIC time. */
1418 #define MC_CMD_PTP_OP_READ_NIC_TIME 0x4
1419 /* enum: Get the current PTP status. Note that the clock frequency returned (in
1420  * Hz) is rounded to the nearest MHz (e.g. 666000000 for 666666666).
1421  */
1422 #define MC_CMD_PTP_OP_STATUS 0x5
1423 /* enum: Adjust the PTP NIC's time. */
1424 #define MC_CMD_PTP_OP_ADJUST 0x6
1425 /* enum: Synchronize host and NIC time. */
1426 #define MC_CMD_PTP_OP_SYNCHRONIZE 0x7
1427 /* enum: Basic manufacturing tests. Siena PTP adapters only. */
1428 #define MC_CMD_PTP_OP_MANFTEST_BASIC 0x8
1429 /* enum: Packet based manufacturing tests. Siena PTP adapters only. */
1430 #define MC_CMD_PTP_OP_MANFTEST_PACKET 0x9
1431 /* enum: Reset some of the PTP related statistics */
1432 #define MC_CMD_PTP_OP_RESET_STATS 0xa
1433 /* enum: Debug operations to MC. */
1434 #define MC_CMD_PTP_OP_DEBUG 0xb
1435 /* enum: Read an FPGA register. Siena PTP adapters only. */
1436 #define MC_CMD_PTP_OP_FPGAREAD 0xc
1437 /* enum: Write an FPGA register. Siena PTP adapters only. */
1438 #define MC_CMD_PTP_OP_FPGAWRITE 0xd
1439 /* enum: Apply an offset to the NIC clock */
1440 #define MC_CMD_PTP_OP_CLOCK_OFFSET_ADJUST 0xe
1441 /* enum: Change the frequency correction applied to the NIC clock */
1442 #define MC_CMD_PTP_OP_CLOCK_FREQ_ADJUST 0xf
1443 /* enum: Set the MC packet filter VLAN tags for received PTP packets.
1444  * Deprecated for Huntington onwards.
1445  */
1446 #define MC_CMD_PTP_OP_RX_SET_VLAN_FILTER 0x10
1447 /* enum: Set the MC packet filter UUID for received PTP packets. Deprecated for
1448  * Huntington onwards.
1449  */
1450 #define MC_CMD_PTP_OP_RX_SET_UUID_FILTER 0x11
1451 /* enum: Set the MC packet filter Domain for received PTP packets. Deprecated
1452  * for Huntington onwards.
1453  */
1454 #define MC_CMD_PTP_OP_RX_SET_DOMAIN_FILTER 0x12
1455 /* enum: Set the clock source. Required for snapper tests on Huntington and
1456  * Medford. Not implemented for Siena or Medford2.
1457  */
1458 #define MC_CMD_PTP_OP_SET_CLK_SRC 0x13
1459 /* enum: Reset value of Timer Reg. Not implemented. */
1460 #define MC_CMD_PTP_OP_RST_CLK 0x14
1461 /* enum: Enable the forwarding of PPS events to the host */
1462 #define MC_CMD_PTP_OP_PPS_ENABLE 0x15
1463 /* enum: Get the time format used by this NIC for PTP operations */
1464 #define MC_CMD_PTP_OP_GET_TIME_FORMAT 0x16
1465 /* enum: Get the clock attributes. NOTE- extended version of
1466  * MC_CMD_PTP_OP_GET_TIME_FORMAT
1467  */
1468 #define MC_CMD_PTP_OP_GET_ATTRIBUTES 0x16
1469 /* enum: Get corrections that should be applied to the various different
1470  * timestamps
1471  */
1472 #define MC_CMD_PTP_OP_GET_TIMESTAMP_CORRECTIONS 0x17
1473 /* enum: Subscribe to receive periodic time events indicating the current NIC
1474  * time
1475  */
1476 #define MC_CMD_PTP_OP_TIME_EVENT_SUBSCRIBE 0x18
1477 /* enum: Unsubscribe to stop receiving time events */
1478 #define MC_CMD_PTP_OP_TIME_EVENT_UNSUBSCRIBE 0x19
1479 /* enum: PPS based manfacturing tests. Requires PPS output to be looped to PPS
1480  * input on the same NIC. Siena PTP adapters only.
1481  */
1482 #define MC_CMD_PTP_OP_MANFTEST_PPS 0x1a
1483 /* enum: Set the PTP sync status. Status is used by firmware to report to event
1484  * subscribers.
1485  */
1486 #define MC_CMD_PTP_OP_SET_SYNC_STATUS 0x1b
1487 /* enum: Above this for future use. */
1488 #define MC_CMD_PTP_OP_MAX 0x1c
1489
1490 /* MC_CMD_PTP_IN_ENABLE msgrequest */
1491 #define MC_CMD_PTP_IN_ENABLE_LEN 16
1492 #define MC_CMD_PTP_IN_CMD_OFST 0
1493 #define MC_CMD_PTP_IN_CMD_LEN 4
1494 #define MC_CMD_PTP_IN_PERIPH_ID_OFST 4
1495 #define MC_CMD_PTP_IN_PERIPH_ID_LEN 4
1496 /* Not used. Events are always sent to function relative queue 0. */
1497 #define MC_CMD_PTP_IN_ENABLE_QUEUE_OFST 8
1498 #define MC_CMD_PTP_IN_ENABLE_QUEUE_LEN 4
1499 /* PTP timestamping mode. Not used from Huntington onwards. */
1500 #define MC_CMD_PTP_IN_ENABLE_MODE_OFST 12
1501 #define MC_CMD_PTP_IN_ENABLE_MODE_LEN 4
1502 /* enum: PTP, version 1 */
1503 #define MC_CMD_PTP_MODE_V1 0x0
1504 /* enum: PTP, version 1, with VLAN headers - deprecated */
1505 #define MC_CMD_PTP_MODE_V1_VLAN 0x1
1506 /* enum: PTP, version 2 */
1507 #define MC_CMD_PTP_MODE_V2 0x2
1508 /* enum: PTP, version 2, with VLAN headers - deprecated */
1509 #define MC_CMD_PTP_MODE_V2_VLAN 0x3
1510 /* enum: PTP, version 2, with improved UUID filtering */
1511 #define MC_CMD_PTP_MODE_V2_ENHANCED 0x4
1512 /* enum: FCoE (seconds and microseconds) */
1513 #define MC_CMD_PTP_MODE_FCOE 0x5
1514
1515 /* MC_CMD_PTP_IN_DISABLE msgrequest */
1516 #define MC_CMD_PTP_IN_DISABLE_LEN 8
1517 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1518 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1519 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1520 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1521
1522 /* MC_CMD_PTP_IN_TRANSMIT msgrequest */
1523 #define MC_CMD_PTP_IN_TRANSMIT_LENMIN 13
1524 #define MC_CMD_PTP_IN_TRANSMIT_LENMAX 252
1525 #define MC_CMD_PTP_IN_TRANSMIT_LENMAX_MCDI2 1020
1526 #define MC_CMD_PTP_IN_TRANSMIT_LEN(num) (12+1*(num))
1527 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1528 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1529 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1530 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1531 /* Transmit packet length */
1532 #define MC_CMD_PTP_IN_TRANSMIT_LENGTH_OFST 8
1533 #define MC_CMD_PTP_IN_TRANSMIT_LENGTH_LEN 4
1534 /* Transmit packet data */
1535 #define MC_CMD_PTP_IN_TRANSMIT_PACKET_OFST 12
1536 #define MC_CMD_PTP_IN_TRANSMIT_PACKET_LEN 1
1537 #define MC_CMD_PTP_IN_TRANSMIT_PACKET_MINNUM 1
1538 #define MC_CMD_PTP_IN_TRANSMIT_PACKET_MAXNUM 240
1539 #define MC_CMD_PTP_IN_TRANSMIT_PACKET_MAXNUM_MCDI2 1008
1540
1541 /* MC_CMD_PTP_IN_READ_NIC_TIME msgrequest */
1542 #define MC_CMD_PTP_IN_READ_NIC_TIME_LEN 8
1543 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1544 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1545 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1546 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1547
1548 /* MC_CMD_PTP_IN_READ_NIC_TIME_V2 msgrequest */
1549 #define MC_CMD_PTP_IN_READ_NIC_TIME_V2_LEN 8
1550 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1551 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1552 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1553 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1554
1555 /* MC_CMD_PTP_IN_STATUS msgrequest */
1556 #define MC_CMD_PTP_IN_STATUS_LEN 8
1557 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1558 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1559 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1560 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1561
1562 /* MC_CMD_PTP_IN_ADJUST msgrequest */
1563 #define MC_CMD_PTP_IN_ADJUST_LEN 24
1564 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1565 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1566 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1567 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1568 /* Frequency adjustment 40 bit fixed point ns */
1569 #define MC_CMD_PTP_IN_ADJUST_FREQ_OFST 8
1570 #define MC_CMD_PTP_IN_ADJUST_FREQ_LEN 8
1571 #define MC_CMD_PTP_IN_ADJUST_FREQ_LO_OFST 8
1572 #define MC_CMD_PTP_IN_ADJUST_FREQ_HI_OFST 12
1573 /* enum: Number of fractional bits in frequency adjustment */
1574 #define MC_CMD_PTP_IN_ADJUST_BITS 0x28
1575 /* enum: Number of fractional bits in frequency adjustment when FP44_FREQ_ADJ
1576  * is indicated in the MC_CMD_PTP_OUT_GET_ATTRIBUTES command CAPABILITIES
1577  * field.
1578  */
1579 #define MC_CMD_PTP_IN_ADJUST_BITS_FP44 0x2c
1580 /* Time adjustment in seconds */
1581 #define MC_CMD_PTP_IN_ADJUST_SECONDS_OFST 16
1582 #define MC_CMD_PTP_IN_ADJUST_SECONDS_LEN 4
1583 /* Time adjustment major value */
1584 #define MC_CMD_PTP_IN_ADJUST_MAJOR_OFST 16
1585 #define MC_CMD_PTP_IN_ADJUST_MAJOR_LEN 4
1586 /* Time adjustment in nanoseconds */
1587 #define MC_CMD_PTP_IN_ADJUST_NANOSECONDS_OFST 20
1588 #define MC_CMD_PTP_IN_ADJUST_NANOSECONDS_LEN 4
1589 /* Time adjustment minor value */
1590 #define MC_CMD_PTP_IN_ADJUST_MINOR_OFST 20
1591 #define MC_CMD_PTP_IN_ADJUST_MINOR_LEN 4
1592
1593 /* MC_CMD_PTP_IN_ADJUST_V2 msgrequest */
1594 #define MC_CMD_PTP_IN_ADJUST_V2_LEN 28
1595 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1596 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1597 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1598 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1599 /* Frequency adjustment 40 bit fixed point ns */
1600 #define MC_CMD_PTP_IN_ADJUST_V2_FREQ_OFST 8
1601 #define MC_CMD_PTP_IN_ADJUST_V2_FREQ_LEN 8
1602 #define MC_CMD_PTP_IN_ADJUST_V2_FREQ_LO_OFST 8
1603 #define MC_CMD_PTP_IN_ADJUST_V2_FREQ_HI_OFST 12
1604 /* enum: Number of fractional bits in frequency adjustment */
1605 /*               MC_CMD_PTP_IN_ADJUST_BITS 0x28 */
1606 /* enum: Number of fractional bits in frequency adjustment when FP44_FREQ_ADJ
1607  * is indicated in the MC_CMD_PTP_OUT_GET_ATTRIBUTES command CAPABILITIES
1608  * field.
1609  */
1610 /*               MC_CMD_PTP_IN_ADJUST_BITS_FP44 0x2c */
1611 /* Time adjustment in seconds */
1612 #define MC_CMD_PTP_IN_ADJUST_V2_SECONDS_OFST 16
1613 #define MC_CMD_PTP_IN_ADJUST_V2_SECONDS_LEN 4
1614 /* Time adjustment major value */
1615 #define MC_CMD_PTP_IN_ADJUST_V2_MAJOR_OFST 16
1616 #define MC_CMD_PTP_IN_ADJUST_V2_MAJOR_LEN 4
1617 /* Time adjustment in nanoseconds */
1618 #define MC_CMD_PTP_IN_ADJUST_V2_NANOSECONDS_OFST 20
1619 #define MC_CMD_PTP_IN_ADJUST_V2_NANOSECONDS_LEN 4
1620 /* Time adjustment minor value */
1621 #define MC_CMD_PTP_IN_ADJUST_V2_MINOR_OFST 20
1622 #define MC_CMD_PTP_IN_ADJUST_V2_MINOR_LEN 4
1623 /* Upper 32bits of major time offset adjustment */
1624 #define MC_CMD_PTP_IN_ADJUST_V2_MAJOR_HI_OFST 24
1625 #define MC_CMD_PTP_IN_ADJUST_V2_MAJOR_HI_LEN 4
1626
1627 /* MC_CMD_PTP_IN_SYNCHRONIZE msgrequest */
1628 #define MC_CMD_PTP_IN_SYNCHRONIZE_LEN 20
1629 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1630 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1631 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1632 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1633 /* Number of time readings to capture */
1634 #define MC_CMD_PTP_IN_SYNCHRONIZE_NUMTIMESETS_OFST 8
1635 #define MC_CMD_PTP_IN_SYNCHRONIZE_NUMTIMESETS_LEN 4
1636 /* Host address in which to write "synchronization started" indication (64
1637  * bits)
1638  */
1639 #define MC_CMD_PTP_IN_SYNCHRONIZE_START_ADDR_OFST 12
1640 #define MC_CMD_PTP_IN_SYNCHRONIZE_START_ADDR_LEN 8
1641 #define MC_CMD_PTP_IN_SYNCHRONIZE_START_ADDR_LO_OFST 12
1642 #define MC_CMD_PTP_IN_SYNCHRONIZE_START_ADDR_HI_OFST 16
1643
1644 /* MC_CMD_PTP_IN_MANFTEST_BASIC msgrequest */
1645 #define MC_CMD_PTP_IN_MANFTEST_BASIC_LEN 8
1646 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1647 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1648 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1649 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1650
1651 /* MC_CMD_PTP_IN_MANFTEST_PACKET msgrequest */
1652 #define MC_CMD_PTP_IN_MANFTEST_PACKET_LEN 12
1653 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1654 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1655 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1656 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1657 /* Enable or disable packet testing */
1658 #define MC_CMD_PTP_IN_MANFTEST_PACKET_TEST_ENABLE_OFST 8
1659 #define MC_CMD_PTP_IN_MANFTEST_PACKET_TEST_ENABLE_LEN 4
1660
1661 /* MC_CMD_PTP_IN_RESET_STATS msgrequest: Reset PTP statistics */
1662 #define MC_CMD_PTP_IN_RESET_STATS_LEN 8
1663 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1664 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1665 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1666 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1667
1668 /* MC_CMD_PTP_IN_DEBUG msgrequest */
1669 #define MC_CMD_PTP_IN_DEBUG_LEN 12
1670 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1671 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1672 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1673 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1674 /* Debug operations */
1675 #define MC_CMD_PTP_IN_DEBUG_DEBUG_PARAM_OFST 8
1676 #define MC_CMD_PTP_IN_DEBUG_DEBUG_PARAM_LEN 4
1677
1678 /* MC_CMD_PTP_IN_FPGAREAD msgrequest */
1679 #define MC_CMD_PTP_IN_FPGAREAD_LEN 16
1680 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1681 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1682 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1683 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1684 #define MC_CMD_PTP_IN_FPGAREAD_ADDR_OFST 8
1685 #define MC_CMD_PTP_IN_FPGAREAD_ADDR_LEN 4
1686 #define MC_CMD_PTP_IN_FPGAREAD_NUMBYTES_OFST 12
1687 #define MC_CMD_PTP_IN_FPGAREAD_NUMBYTES_LEN 4
1688
1689 /* MC_CMD_PTP_IN_FPGAWRITE msgrequest */
1690 #define MC_CMD_PTP_IN_FPGAWRITE_LENMIN 13
1691 #define MC_CMD_PTP_IN_FPGAWRITE_LENMAX 252
1692 #define MC_CMD_PTP_IN_FPGAWRITE_LENMAX_MCDI2 1020
1693 #define MC_CMD_PTP_IN_FPGAWRITE_LEN(num) (12+1*(num))
1694 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1695 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1696 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1697 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1698 #define MC_CMD_PTP_IN_FPGAWRITE_ADDR_OFST 8
1699 #define MC_CMD_PTP_IN_FPGAWRITE_ADDR_LEN 4
1700 #define MC_CMD_PTP_IN_FPGAWRITE_BUFFER_OFST 12
1701 #define MC_CMD_PTP_IN_FPGAWRITE_BUFFER_LEN 1
1702 #define MC_CMD_PTP_IN_FPGAWRITE_BUFFER_MINNUM 1
1703 #define MC_CMD_PTP_IN_FPGAWRITE_BUFFER_MAXNUM 240
1704 #define MC_CMD_PTP_IN_FPGAWRITE_BUFFER_MAXNUM_MCDI2 1008
1705
1706 /* MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST msgrequest */
1707 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_LEN 16
1708 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1709 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1710 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1711 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1712 /* Time adjustment in seconds */
1713 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_SECONDS_OFST 8
1714 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_SECONDS_LEN 4
1715 /* Time adjustment major value */
1716 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_MAJOR_OFST 8
1717 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_MAJOR_LEN 4
1718 /* Time adjustment in nanoseconds */
1719 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_NANOSECONDS_OFST 12
1720 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_NANOSECONDS_LEN 4
1721 /* Time adjustment minor value */
1722 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_MINOR_OFST 12
1723 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_MINOR_LEN 4
1724
1725 /* MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_V2 msgrequest */
1726 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_V2_LEN 20
1727 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1728 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1729 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1730 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1731 /* Time adjustment in seconds */
1732 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_V2_SECONDS_OFST 8
1733 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_V2_SECONDS_LEN 4
1734 /* Time adjustment major value */
1735 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_V2_MAJOR_OFST 8
1736 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_V2_MAJOR_LEN 4
1737 /* Time adjustment in nanoseconds */
1738 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_V2_NANOSECONDS_OFST 12
1739 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_V2_NANOSECONDS_LEN 4
1740 /* Time adjustment minor value */
1741 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_V2_MINOR_OFST 12
1742 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_V2_MINOR_LEN 4
1743 /* Upper 32bits of major time offset adjustment */
1744 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_V2_MAJOR_HI_OFST 16
1745 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_V2_MAJOR_HI_LEN 4
1746
1747 /* MC_CMD_PTP_IN_CLOCK_FREQ_ADJUST msgrequest */
1748 #define MC_CMD_PTP_IN_CLOCK_FREQ_ADJUST_LEN 16
1749 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1750 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1751 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1752 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1753 /* Frequency adjustment 40 bit fixed point ns */
1754 #define MC_CMD_PTP_IN_CLOCK_FREQ_ADJUST_FREQ_OFST 8
1755 #define MC_CMD_PTP_IN_CLOCK_FREQ_ADJUST_FREQ_LEN 8
1756 #define MC_CMD_PTP_IN_CLOCK_FREQ_ADJUST_FREQ_LO_OFST 8
1757 #define MC_CMD_PTP_IN_CLOCK_FREQ_ADJUST_FREQ_HI_OFST 12
1758 /*            Enum values, see field(s): */
1759 /*               MC_CMD_PTP/MC_CMD_PTP_IN_ADJUST/FREQ */
1760
1761 /* MC_CMD_PTP_IN_RX_SET_VLAN_FILTER msgrequest */
1762 #define MC_CMD_PTP_IN_RX_SET_VLAN_FILTER_LEN 24
1763 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1764 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1765 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1766 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1767 /* Number of VLAN tags, 0 if not VLAN */
1768 #define MC_CMD_PTP_IN_RX_SET_VLAN_FILTER_NUM_VLAN_TAGS_OFST 8
1769 #define MC_CMD_PTP_IN_RX_SET_VLAN_FILTER_NUM_VLAN_TAGS_LEN 4
1770 /* Set of VLAN tags to filter against */
1771 #define MC_CMD_PTP_IN_RX_SET_VLAN_FILTER_VLAN_TAG_OFST 12
1772 #define MC_CMD_PTP_IN_RX_SET_VLAN_FILTER_VLAN_TAG_LEN 4
1773 #define MC_CMD_PTP_IN_RX_SET_VLAN_FILTER_VLAN_TAG_NUM 3
1774
1775 /* MC_CMD_PTP_IN_RX_SET_UUID_FILTER msgrequest */
1776 #define MC_CMD_PTP_IN_RX_SET_UUID_FILTER_LEN 20
1777 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1778 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1779 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1780 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1781 /* 1 to enable UUID filtering, 0 to disable */
1782 #define MC_CMD_PTP_IN_RX_SET_UUID_FILTER_ENABLE_OFST 8
1783 #define MC_CMD_PTP_IN_RX_SET_UUID_FILTER_ENABLE_LEN 4
1784 /* UUID to filter against */
1785 #define MC_CMD_PTP_IN_RX_SET_UUID_FILTER_UUID_OFST 12
1786 #define MC_CMD_PTP_IN_RX_SET_UUID_FILTER_UUID_LEN 8
1787 #define MC_CMD_PTP_IN_RX_SET_UUID_FILTER_UUID_LO_OFST 12
1788 #define MC_CMD_PTP_IN_RX_SET_UUID_FILTER_UUID_HI_OFST 16
1789
1790 /* MC_CMD_PTP_IN_RX_SET_DOMAIN_FILTER msgrequest */
1791 #define MC_CMD_PTP_IN_RX_SET_DOMAIN_FILTER_LEN 16
1792 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1793 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1794 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1795 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1796 /* 1 to enable Domain filtering, 0 to disable */
1797 #define MC_CMD_PTP_IN_RX_SET_DOMAIN_FILTER_ENABLE_OFST 8
1798 #define MC_CMD_PTP_IN_RX_SET_DOMAIN_FILTER_ENABLE_LEN 4
1799 /* Domain number to filter against */
1800 #define MC_CMD_PTP_IN_RX_SET_DOMAIN_FILTER_DOMAIN_OFST 12
1801 #define MC_CMD_PTP_IN_RX_SET_DOMAIN_FILTER_DOMAIN_LEN 4
1802
1803 /* MC_CMD_PTP_IN_SET_CLK_SRC msgrequest */
1804 #define MC_CMD_PTP_IN_SET_CLK_SRC_LEN 12
1805 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1806 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1807 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1808 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1809 /* Set the clock source. */
1810 #define MC_CMD_PTP_IN_SET_CLK_SRC_CLK_OFST 8
1811 #define MC_CMD_PTP_IN_SET_CLK_SRC_CLK_LEN 4
1812 /* enum: Internal. */
1813 #define MC_CMD_PTP_CLK_SRC_INTERNAL 0x0
1814 /* enum: External. */
1815 #define MC_CMD_PTP_CLK_SRC_EXTERNAL 0x1
1816
1817 /* MC_CMD_PTP_IN_RST_CLK msgrequest: Reset value of Timer Reg. */
1818 #define MC_CMD_PTP_IN_RST_CLK_LEN 8
1819 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1820 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1821 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1822 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1823
1824 /* MC_CMD_PTP_IN_PPS_ENABLE msgrequest */
1825 #define MC_CMD_PTP_IN_PPS_ENABLE_LEN 12
1826 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1827 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1828 /* Enable or disable */
1829 #define MC_CMD_PTP_IN_PPS_ENABLE_OP_OFST 4
1830 #define MC_CMD_PTP_IN_PPS_ENABLE_OP_LEN 4
1831 /* enum: Enable */
1832 #define MC_CMD_PTP_ENABLE_PPS 0x0
1833 /* enum: Disable */
1834 #define MC_CMD_PTP_DISABLE_PPS 0x1
1835 /* Not used. Events are always sent to function relative queue 0. */
1836 #define MC_CMD_PTP_IN_PPS_ENABLE_QUEUE_ID_OFST 8
1837 #define MC_CMD_PTP_IN_PPS_ENABLE_QUEUE_ID_LEN 4
1838
1839 /* MC_CMD_PTP_IN_GET_TIME_FORMAT msgrequest */
1840 #define MC_CMD_PTP_IN_GET_TIME_FORMAT_LEN 8
1841 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1842 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1843 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1844 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1845
1846 /* MC_CMD_PTP_IN_GET_ATTRIBUTES msgrequest */
1847 #define MC_CMD_PTP_IN_GET_ATTRIBUTES_LEN 8
1848 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1849 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1850 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1851 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1852
1853 /* MC_CMD_PTP_IN_GET_TIMESTAMP_CORRECTIONS msgrequest */
1854 #define MC_CMD_PTP_IN_GET_TIMESTAMP_CORRECTIONS_LEN 8
1855 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1856 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1857 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1858 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1859
1860 /* MC_CMD_PTP_IN_TIME_EVENT_SUBSCRIBE msgrequest */
1861 #define MC_CMD_PTP_IN_TIME_EVENT_SUBSCRIBE_LEN 12
1862 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1863 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1864 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1865 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1866 /* Original field containing queue ID. Now extended to include flags. */
1867 #define MC_CMD_PTP_IN_TIME_EVENT_SUBSCRIBE_QUEUE_OFST 8
1868 #define MC_CMD_PTP_IN_TIME_EVENT_SUBSCRIBE_QUEUE_LEN 4
1869 #define MC_CMD_PTP_IN_TIME_EVENT_SUBSCRIBE_QUEUE_ID_LBN 0
1870 #define MC_CMD_PTP_IN_TIME_EVENT_SUBSCRIBE_QUEUE_ID_WIDTH 16
1871 #define MC_CMD_PTP_IN_TIME_EVENT_SUBSCRIBE_REPORT_SYNC_STATUS_LBN 31
1872 #define MC_CMD_PTP_IN_TIME_EVENT_SUBSCRIBE_REPORT_SYNC_STATUS_WIDTH 1
1873
1874 /* MC_CMD_PTP_IN_TIME_EVENT_UNSUBSCRIBE msgrequest */
1875 #define MC_CMD_PTP_IN_TIME_EVENT_UNSUBSCRIBE_LEN 16
1876 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1877 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1878 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1879 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1880 /* Unsubscribe options */
1881 #define MC_CMD_PTP_IN_TIME_EVENT_UNSUBSCRIBE_CONTROL_OFST 8
1882 #define MC_CMD_PTP_IN_TIME_EVENT_UNSUBSCRIBE_CONTROL_LEN 4
1883 /* enum: Unsubscribe a single queue */
1884 #define MC_CMD_PTP_IN_TIME_EVENT_UNSUBSCRIBE_SINGLE 0x0
1885 /* enum: Unsubscribe all queues */
1886 #define MC_CMD_PTP_IN_TIME_EVENT_UNSUBSCRIBE_ALL 0x1
1887 /* Event queue ID */
1888 #define MC_CMD_PTP_IN_TIME_EVENT_UNSUBSCRIBE_QUEUE_OFST 12
1889 #define MC_CMD_PTP_IN_TIME_EVENT_UNSUBSCRIBE_QUEUE_LEN 4
1890
1891 /* MC_CMD_PTP_IN_MANFTEST_PPS msgrequest */
1892 #define MC_CMD_PTP_IN_MANFTEST_PPS_LEN 12
1893 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1894 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1895 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1896 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1897 /* 1 to enable PPS test mode, 0 to disable and return result. */
1898 #define MC_CMD_PTP_IN_MANFTEST_PPS_TEST_ENABLE_OFST 8
1899 #define MC_CMD_PTP_IN_MANFTEST_PPS_TEST_ENABLE_LEN 4
1900
1901 /* MC_CMD_PTP_IN_SET_SYNC_STATUS msgrequest */
1902 #define MC_CMD_PTP_IN_SET_SYNC_STATUS_LEN 24
1903 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1904 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1905 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1906 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1907 /* NIC - Host System Clock Synchronization status */
1908 #define MC_CMD_PTP_IN_SET_SYNC_STATUS_STATUS_OFST 8
1909 #define MC_CMD_PTP_IN_SET_SYNC_STATUS_STATUS_LEN 4
1910 /* enum: Host System clock and NIC clock are not in sync */
1911 #define MC_CMD_PTP_IN_SET_SYNC_STATUS_NOT_IN_SYNC 0x0
1912 /* enum: Host System clock and NIC clock are synchronized */
1913 #define MC_CMD_PTP_IN_SET_SYNC_STATUS_IN_SYNC 0x1
1914 /* If synchronized, number of seconds until clocks should be considered to be
1915  * no longer in sync.
1916  */
1917 #define MC_CMD_PTP_IN_SET_SYNC_STATUS_TIMEOUT_OFST 12
1918 #define MC_CMD_PTP_IN_SET_SYNC_STATUS_TIMEOUT_LEN 4
1919 #define MC_CMD_PTP_IN_SET_SYNC_STATUS_RESERVED0_OFST 16
1920 #define MC_CMD_PTP_IN_SET_SYNC_STATUS_RESERVED0_LEN 4
1921 #define MC_CMD_PTP_IN_SET_SYNC_STATUS_RESERVED1_OFST 20
1922 #define MC_CMD_PTP_IN_SET_SYNC_STATUS_RESERVED1_LEN 4
1923
1924 /* MC_CMD_PTP_OUT msgresponse */
1925 #define MC_CMD_PTP_OUT_LEN 0
1926
1927 /* MC_CMD_PTP_OUT_TRANSMIT msgresponse */
1928 #define MC_CMD_PTP_OUT_TRANSMIT_LEN 8
1929 /* Value of seconds timestamp */
1930 #define MC_CMD_PTP_OUT_TRANSMIT_SECONDS_OFST 0
1931 #define MC_CMD_PTP_OUT_TRANSMIT_SECONDS_LEN 4
1932 /* Timestamp major value */
1933 #define MC_CMD_PTP_OUT_TRANSMIT_MAJOR_OFST 0
1934 #define MC_CMD_PTP_OUT_TRANSMIT_MAJOR_LEN 4
1935 /* Value of nanoseconds timestamp */
1936 #define MC_CMD_PTP_OUT_TRANSMIT_NANOSECONDS_OFST 4
1937 #define MC_CMD_PTP_OUT_TRANSMIT_NANOSECONDS_LEN 4
1938 /* Timestamp minor value */
1939 #define MC_CMD_PTP_OUT_TRANSMIT_MINOR_OFST 4
1940 #define MC_CMD_PTP_OUT_TRANSMIT_MINOR_LEN 4
1941
1942 /* MC_CMD_PTP_OUT_TIME_EVENT_SUBSCRIBE msgresponse */
1943 #define MC_CMD_PTP_OUT_TIME_EVENT_SUBSCRIBE_LEN 0
1944
1945 /* MC_CMD_PTP_OUT_TIME_EVENT_UNSUBSCRIBE msgresponse */
1946 #define MC_CMD_PTP_OUT_TIME_EVENT_UNSUBSCRIBE_LEN 0
1947
1948 /* MC_CMD_PTP_OUT_READ_NIC_TIME msgresponse */
1949 #define MC_CMD_PTP_OUT_READ_NIC_TIME_LEN 8
1950 /* Value of seconds timestamp */
1951 #define MC_CMD_PTP_OUT_READ_NIC_TIME_SECONDS_OFST 0
1952 #define MC_CMD_PTP_OUT_READ_NIC_TIME_SECONDS_LEN 4
1953 /* Timestamp major value */
1954 #define MC_CMD_PTP_OUT_READ_NIC_TIME_MAJOR_OFST 0
1955 #define MC_CMD_PTP_OUT_READ_NIC_TIME_MAJOR_LEN 4
1956 /* Value of nanoseconds timestamp */
1957 #define MC_CMD_PTP_OUT_READ_NIC_TIME_NANOSECONDS_OFST 4
1958 #define MC_CMD_PTP_OUT_READ_NIC_TIME_NANOSECONDS_LEN 4
1959 /* Timestamp minor value */
1960 #define MC_CMD_PTP_OUT_READ_NIC_TIME_MINOR_OFST 4
1961 #define MC_CMD_PTP_OUT_READ_NIC_TIME_MINOR_LEN 4
1962
1963 /* MC_CMD_PTP_OUT_READ_NIC_TIME_V2 msgresponse */
1964 #define MC_CMD_PTP_OUT_READ_NIC_TIME_V2_LEN 12
1965 /* Value of seconds timestamp */
1966 #define MC_CMD_PTP_OUT_READ_NIC_TIME_V2_SECONDS_OFST 0
1967 #define MC_CMD_PTP_OUT_READ_NIC_TIME_V2_SECONDS_LEN 4
1968 /* Timestamp major value */
1969 #define MC_CMD_PTP_OUT_READ_NIC_TIME_V2_MAJOR_OFST 0
1970 #define MC_CMD_PTP_OUT_READ_NIC_TIME_V2_MAJOR_LEN 4
1971 /* Value of nanoseconds timestamp */
1972 #define MC_CMD_PTP_OUT_READ_NIC_TIME_V2_NANOSECONDS_OFST 4
1973 #define MC_CMD_PTP_OUT_READ_NIC_TIME_V2_NANOSECONDS_LEN 4
1974 /* Timestamp minor value */
1975 #define MC_CMD_PTP_OUT_READ_NIC_TIME_V2_MINOR_OFST 4
1976 #define MC_CMD_PTP_OUT_READ_NIC_TIME_V2_MINOR_LEN 4
1977 /* Upper 32bits of major timestamp value */
1978 #define MC_CMD_PTP_OUT_READ_NIC_TIME_V2_MAJOR_HI_OFST 8
1979 #define MC_CMD_PTP_OUT_READ_NIC_TIME_V2_MAJOR_HI_LEN 4
1980
1981 /* MC_CMD_PTP_OUT_STATUS msgresponse */
1982 #define MC_CMD_PTP_OUT_STATUS_LEN 64
1983 /* Frequency of NIC's hardware clock */
1984 #define MC_CMD_PTP_OUT_STATUS_CLOCK_FREQ_OFST 0
1985 #define MC_CMD_PTP_OUT_STATUS_CLOCK_FREQ_LEN 4
1986 /* Number of packets transmitted and timestamped */
1987 #define MC_CMD_PTP_OUT_STATUS_STATS_TX_OFST 4
1988 #define MC_CMD_PTP_OUT_STATUS_STATS_TX_LEN 4
1989 /* Number of packets received and timestamped */
1990 #define MC_CMD_PTP_OUT_STATUS_STATS_RX_OFST 8
1991 #define MC_CMD_PTP_OUT_STATUS_STATS_RX_LEN 4
1992 /* Number of packets timestamped by the FPGA */
1993 #define MC_CMD_PTP_OUT_STATUS_STATS_TS_OFST 12
1994 #define MC_CMD_PTP_OUT_STATUS_STATS_TS_LEN 4
1995 /* Number of packets filter matched */
1996 #define MC_CMD_PTP_OUT_STATUS_STATS_FM_OFST 16
1997 #define MC_CMD_PTP_OUT_STATUS_STATS_FM_LEN 4
1998 /* Number of packets not filter matched */
1999 #define MC_CMD_PTP_OUT_STATUS_STATS_NFM_OFST 20
2000 #define MC_CMD_PTP_OUT_STATUS_STATS_NFM_LEN 4
2001 /* Number of PPS overflows (noise on input?) */
2002 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_OFLOW_OFST 24
2003 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_OFLOW_LEN 4
2004 /* Number of PPS bad periods */
2005 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_BAD_OFST 28
2006 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_BAD_LEN 4
2007 /* Minimum period of PPS pulse in nanoseconds */
2008 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_PER_MIN_OFST 32
2009 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_PER_MIN_LEN 4
2010 /* Maximum period of PPS pulse in nanoseconds */
2011 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_PER_MAX_OFST 36
2012 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_PER_MAX_LEN 4
2013 /* Last period of PPS pulse in nanoseconds */
2014 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_PER_LAST_OFST 40
2015 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_PER_LAST_LEN 4
2016 /* Mean period of PPS pulse in nanoseconds */
2017 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_PER_MEAN_OFST 44
2018 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_PER_MEAN_LEN 4
2019 /* Minimum offset of PPS pulse in nanoseconds (signed) */
2020 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_OFF_MIN_OFST 48
2021 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_OFF_MIN_LEN 4
2022 /* Maximum offset of PPS pulse in nanoseconds (signed) */
2023 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_OFF_MAX_OFST 52
2024 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_OFF_MAX_LEN 4
2025 /* Last offset of PPS pulse in nanoseconds (signed) */
2026 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_OFF_LAST_OFST 56
2027 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_OFF_LAST_LEN 4
2028 /* Mean offset of PPS pulse in nanoseconds (signed) */
2029 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_OFF_MEAN_OFST 60
2030 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_OFF_MEAN_LEN 4
2031
2032 /* MC_CMD_PTP_OUT_SYNCHRONIZE msgresponse */
2033 #define MC_CMD_PTP_OUT_SYNCHRONIZE_LENMIN 20
2034 #define MC_CMD_PTP_OUT_SYNCHRONIZE_LENMAX 240
2035 #define MC_CMD_PTP_OUT_SYNCHRONIZE_LENMAX_MCDI2 1020
2036 #define MC_CMD_PTP_OUT_SYNCHRONIZE_LEN(num) (0+20*(num))
2037 /* A set of host and NIC times */
2038 #define MC_CMD_PTP_OUT_SYNCHRONIZE_TIMESET_OFST 0
2039 #define MC_CMD_PTP_OUT_SYNCHRONIZE_TIMESET_LEN 20
2040 #define MC_CMD_PTP_OUT_SYNCHRONIZE_TIMESET_MINNUM 1
2041 #define MC_CMD_PTP_OUT_SYNCHRONIZE_TIMESET_MAXNUM 12
2042 #define MC_CMD_PTP_OUT_SYNCHRONIZE_TIMESET_MAXNUM_MCDI2 51
2043 /* Host time immediately before NIC's hardware clock read */
2044 #define MC_CMD_PTP_OUT_SYNCHRONIZE_HOSTSTART_OFST 0
2045 #define MC_CMD_PTP_OUT_SYNCHRONIZE_HOSTSTART_LEN 4
2046 /* Value of seconds timestamp */
2047 #define MC_CMD_PTP_OUT_SYNCHRONIZE_SECONDS_OFST 4
2048 #define MC_CMD_PTP_OUT_SYNCHRONIZE_SECONDS_LEN 4
2049 /* Timestamp major value */
2050 #define MC_CMD_PTP_OUT_SYNCHRONIZE_MAJOR_OFST 4
2051 #define MC_CMD_PTP_OUT_SYNCHRONIZE_MAJOR_LEN 4
2052 /* Value of nanoseconds timestamp */
2053 #define MC_CMD_PTP_OUT_SYNCHRONIZE_NANOSECONDS_OFST 8
2054 #define MC_CMD_PTP_OUT_SYNCHRONIZE_NANOSECONDS_LEN 4
2055 /* Timestamp minor value */
2056 #define MC_CMD_PTP_OUT_SYNCHRONIZE_MINOR_OFST 8
2057 #define MC_CMD_PTP_OUT_SYNCHRONIZE_MINOR_LEN 4
2058 /* Host time immediately after NIC's hardware clock read */
2059 #define MC_CMD_PTP_OUT_SYNCHRONIZE_HOSTEND_OFST 12
2060 #define MC_CMD_PTP_OUT_SYNCHRONIZE_HOSTEND_LEN 4
2061 /* Number of nanoseconds waited after reading NIC's hardware clock */
2062 #define MC_CMD_PTP_OUT_SYNCHRONIZE_WAITNS_OFST 16
2063 #define MC_CMD_PTP_OUT_SYNCHRONIZE_WAITNS_LEN 4
2064
2065 /* MC_CMD_PTP_OUT_MANFTEST_BASIC msgresponse */
2066 #define MC_CMD_PTP_OUT_MANFTEST_BASIC_LEN 8
2067 /* Results of testing */
2068 #define MC_CMD_PTP_OUT_MANFTEST_BASIC_TEST_RESULT_OFST 0
2069 #define MC_CMD_PTP_OUT_MANFTEST_BASIC_TEST_RESULT_LEN 4
2070 /* enum: Successful test */
2071 #define MC_CMD_PTP_MANF_SUCCESS 0x0
2072 /* enum: FPGA load failed */
2073 #define MC_CMD_PTP_MANF_FPGA_LOAD 0x1
2074 /* enum: FPGA version invalid */
2075 #define MC_CMD_PTP_MANF_FPGA_VERSION 0x2
2076 /* enum: FPGA registers incorrect */
2077 #define MC_CMD_PTP_MANF_FPGA_REGISTERS 0x3
2078 /* enum: Oscillator possibly not working? */
2079 #define MC_CMD_PTP_MANF_OSCILLATOR 0x4
2080 /* enum: Timestamps not increasing */
2081 #define MC_CMD_PTP_MANF_TIMESTAMPS 0x5
2082 /* enum: Mismatched packet count */
2083 #define MC_CMD_PTP_MANF_PACKET_COUNT 0x6
2084 /* enum: Mismatched packet count (Siena filter and FPGA) */
2085 #define MC_CMD_PTP_MANF_FILTER_COUNT 0x7
2086 /* enum: Not enough packets to perform timestamp check */
2087 #define MC_CMD_PTP_MANF_PACKET_ENOUGH 0x8
2088 /* enum: Timestamp trigger GPIO not working */
2089 #define MC_CMD_PTP_MANF_GPIO_TRIGGER 0x9
2090 /* enum: Insufficient PPS events to perform checks */
2091 #define MC_CMD_PTP_MANF_PPS_ENOUGH 0xa
2092 /* enum: PPS time event period not sufficiently close to 1s. */
2093 #define MC_CMD_PTP_MANF_PPS_PERIOD 0xb
2094 /* enum: PPS time event nS reading not sufficiently close to zero. */
2095 #define MC_CMD_PTP_MANF_PPS_NS 0xc
2096 /* enum: PTP peripheral registers incorrect */
2097 #define MC_CMD_PTP_MANF_REGISTERS 0xd
2098 /* enum: Failed to read time from PTP peripheral */
2099 #define MC_CMD_PTP_MANF_CLOCK_READ 0xe
2100 /* Presence of external oscillator */
2101 #define MC_CMD_PTP_OUT_MANFTEST_BASIC_TEST_EXTOSC_OFST 4
2102 #define MC_CMD_PTP_OUT_MANFTEST_BASIC_TEST_EXTOSC_LEN 4
2103
2104 /* MC_CMD_PTP_OUT_MANFTEST_PACKET msgresponse */
2105 #define MC_CMD_PTP_OUT_MANFTEST_PACKET_LEN 12
2106 /* Results of testing */
2107 #define MC_CMD_PTP_OUT_MANFTEST_PACKET_TEST_RESULT_OFST 0
2108 #define MC_CMD_PTP_OUT_MANFTEST_PACKET_TEST_RESULT_LEN 4
2109 /* Number of packets received by FPGA */
2110 #define MC_CMD_PTP_OUT_MANFTEST_PACKET_TEST_FPGACOUNT_OFST 4
2111 #define MC_CMD_PTP_OUT_MANFTEST_PACKET_TEST_FPGACOUNT_LEN 4
2112 /* Number of packets received by Siena filters */
2113 #define MC_CMD_PTP_OUT_MANFTEST_PACKET_TEST_FILTERCOUNT_OFST 8
2114 #define MC_CMD_PTP_OUT_MANFTEST_PACKET_TEST_FILTERCOUNT_LEN 4
2115
2116 /* MC_CMD_PTP_OUT_FPGAREAD msgresponse */
2117 #define MC_CMD_PTP_OUT_FPGAREAD_LENMIN 1
2118 #define MC_CMD_PTP_OUT_FPGAREAD_LENMAX 252
2119 #define MC_CMD_PTP_OUT_FPGAREAD_LENMAX_MCDI2 1020
2120 #define MC_CMD_PTP_OUT_FPGAREAD_LEN(num) (0+1*(num))
2121 #define MC_CMD_PTP_OUT_FPGAREAD_BUFFER_OFST 0
2122 #define MC_CMD_PTP_OUT_FPGAREAD_BUFFER_LEN 1
2123 #define MC_CMD_PTP_OUT_FPGAREAD_BUFFER_MINNUM 1
2124 #define MC_CMD_PTP_OUT_FPGAREAD_BUFFER_MAXNUM 252
2125 #define MC_CMD_PTP_OUT_FPGAREAD_BUFFER_MAXNUM_MCDI2 1020
2126
2127 /* MC_CMD_PTP_OUT_GET_TIME_FORMAT msgresponse */
2128 #define MC_CMD_PTP_OUT_GET_TIME_FORMAT_LEN 4
2129 /* Time format required/used by for this NIC. Applies to all PTP MCDI
2130  * operations that pass times between the host and firmware. If this operation
2131  * is not supported (older firmware) a format of seconds and nanoseconds should
2132  * be assumed. Note this enum is deprecated. Do not add to it- use the
2133  * TIME_FORMAT field in MC_CMD_PTP_OUT_GET_ATTRIBUTES instead.
2134  */
2135 #define MC_CMD_PTP_OUT_GET_TIME_FORMAT_FORMAT_OFST 0
2136 #define MC_CMD_PTP_OUT_GET_TIME_FORMAT_FORMAT_LEN 4
2137 /* enum: Times are in seconds and nanoseconds */
2138 #define MC_CMD_PTP_OUT_GET_TIME_FORMAT_SECONDS_NANOSECONDS 0x0
2139 /* enum: Major register has units of 16 second per tick, minor 8 ns per tick */
2140 #define MC_CMD_PTP_OUT_GET_TIME_FORMAT_16SECONDS_8NANOSECONDS 0x1
2141 /* enum: Major register has units of seconds, minor 2^-27s per tick */
2142 #define MC_CMD_PTP_OUT_GET_TIME_FORMAT_SECONDS_27FRACTION 0x2
2143
2144 /* MC_CMD_PTP_OUT_GET_ATTRIBUTES msgresponse */
2145 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_LEN 24
2146 /* Time format required/used by for this NIC. Applies to all PTP MCDI
2147  * operations that pass times between the host and firmware. If this operation
2148  * is not supported (older firmware) a format of seconds and nanoseconds should
2149  * be assumed.
2150  */
2151 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_TIME_FORMAT_OFST 0
2152 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_TIME_FORMAT_LEN 4
2153 /* enum: Times are in seconds and nanoseconds */
2154 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_SECONDS_NANOSECONDS 0x0
2155 /* enum: Major register has units of 16 second per tick, minor 8 ns per tick */
2156 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_16SECONDS_8NANOSECONDS 0x1
2157 /* enum: Major register has units of seconds, minor 2^-27s per tick */
2158 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_SECONDS_27FRACTION 0x2
2159 /* enum: Major register units are seconds, minor units are quarter nanoseconds
2160  */
2161 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_SECONDS_QTR_NANOSECONDS 0x3
2162 /* Minimum acceptable value for a corrected synchronization timeset. When
2163  * comparing host and NIC clock times, the MC returns a set of samples that
2164  * contain the host start and end time, the MC time when the host start was
2165  * detected and the time the MC waited between reading the time and detecting
2166  * the host end. The corrected sync window is the difference between the host
2167  * end and start times minus the time that the MC waited for host end.
2168  */
2169 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_SYNC_WINDOW_MIN_OFST 4
2170 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_SYNC_WINDOW_MIN_LEN 4
2171 /* Various PTP capabilities */
2172 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_CAPABILITIES_OFST 8
2173 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_CAPABILITIES_LEN 4
2174 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_REPORT_SYNC_STATUS_LBN 0
2175 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_REPORT_SYNC_STATUS_WIDTH 1
2176 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_RX_TSTAMP_OOB_LBN 1
2177 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_RX_TSTAMP_OOB_WIDTH 1
2178 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_64BIT_SECONDS_LBN 2
2179 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_64BIT_SECONDS_WIDTH 1
2180 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_FP44_FREQ_ADJ_LBN 3
2181 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_FP44_FREQ_ADJ_WIDTH 1
2182 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_RESERVED0_OFST 12
2183 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_RESERVED0_LEN 4
2184 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_RESERVED1_OFST 16
2185 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_RESERVED1_LEN 4
2186 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_RESERVED2_OFST 20
2187 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_RESERVED2_LEN 4
2188
2189 /* MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS msgresponse */
2190 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_LEN 16
2191 /* Uncorrected error on PTP transmit timestamps in NIC clock format */
2192 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_TRANSMIT_OFST 0
2193 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_TRANSMIT_LEN 4
2194 /* Uncorrected error on PTP receive timestamps in NIC clock format */
2195 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_RECEIVE_OFST 4
2196 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_RECEIVE_LEN 4
2197 /* Uncorrected error on PPS output in NIC clock format */
2198 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_PPS_OUT_OFST 8
2199 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_PPS_OUT_LEN 4
2200 /* Uncorrected error on PPS input in NIC clock format */
2201 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_PPS_IN_OFST 12
2202 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_PPS_IN_LEN 4
2203
2204 /* MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_V2 msgresponse */
2205 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_V2_LEN 24
2206 /* Uncorrected error on PTP transmit timestamps in NIC clock format */
2207 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_V2_PTP_TX_OFST 0
2208 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_V2_PTP_TX_LEN 4
2209 /* Uncorrected error on PTP receive timestamps in NIC clock format */
2210 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_V2_PTP_RX_OFST 4
2211 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_V2_PTP_RX_LEN 4
2212 /* Uncorrected error on PPS output in NIC clock format */
2213 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_V2_PPS_OUT_OFST 8
2214 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_V2_PPS_OUT_LEN 4
2215 /* Uncorrected error on PPS input in NIC clock format */
2216 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_V2_PPS_IN_OFST 12
2217 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_V2_PPS_IN_LEN 4
2218 /* Uncorrected error on non-PTP transmit timestamps in NIC clock format */
2219 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_V2_GENERAL_TX_OFST 16
2220 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_V2_GENERAL_TX_LEN 4
2221 /* Uncorrected error on non-PTP receive timestamps in NIC clock format */
2222 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_V2_GENERAL_RX_OFST 20
2223 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_V2_GENERAL_RX_LEN 4
2224
2225 /* MC_CMD_PTP_OUT_MANFTEST_PPS msgresponse */
2226 #define MC_CMD_PTP_OUT_MANFTEST_PPS_LEN 4
2227 /* Results of testing */
2228 #define MC_CMD_PTP_OUT_MANFTEST_PPS_TEST_RESULT_OFST 0
2229 #define MC_CMD_PTP_OUT_MANFTEST_PPS_TEST_RESULT_LEN 4
2230 /*            Enum values, see field(s): */
2231 /*               MC_CMD_PTP_OUT_MANFTEST_BASIC/TEST_RESULT */
2232
2233 /* MC_CMD_PTP_OUT_SET_SYNC_STATUS msgresponse */
2234 #define MC_CMD_PTP_OUT_SET_SYNC_STATUS_LEN 0
2235
2236
2237 /***********************************/
2238 /* MC_CMD_CSR_READ32
2239  * Read 32bit words from the indirect memory map.
2240  */
2241 #define MC_CMD_CSR_READ32 0xc
2242 #undef  MC_CMD_0xc_PRIVILEGE_CTG
2243
2244 #define MC_CMD_0xc_PRIVILEGE_CTG SRIOV_CTG_INSECURE
2245
2246 /* MC_CMD_CSR_READ32_IN msgrequest */
2247 #define MC_CMD_CSR_READ32_IN_LEN 12
2248 /* Address */
2249 #define MC_CMD_CSR_READ32_IN_ADDR_OFST 0
2250 #define MC_CMD_CSR_READ32_IN_ADDR_LEN 4
2251 #define MC_CMD_CSR_READ32_IN_STEP_OFST 4
2252 #define MC_CMD_CSR_READ32_IN_STEP_LEN 4
2253 #define MC_CMD_CSR_READ32_IN_NUMWORDS_OFST 8
2254 #define MC_CMD_CSR_READ32_IN_NUMWORDS_LEN 4
2255
2256 /* MC_CMD_CSR_READ32_OUT msgresponse */
2257 #define MC_CMD_CSR_READ32_OUT_LENMIN 4
2258 #define MC_CMD_CSR_READ32_OUT_LENMAX 252
2259 #define MC_CMD_CSR_READ32_OUT_LENMAX_MCDI2 1020
2260 #define MC_CMD_CSR_READ32_OUT_LEN(num) (0+4*(num))
2261 /* The last dword is the status, not a value read */
2262 #define MC_CMD_CSR_READ32_OUT_BUFFER_OFST 0
2263 #define MC_CMD_CSR_READ32_OUT_BUFFER_LEN 4
2264 #define MC_CMD_CSR_READ32_OUT_BUFFER_MINNUM 1
2265 #define MC_CMD_CSR_READ32_OUT_BUFFER_MAXNUM 63
2266 #define MC_CMD_CSR_READ32_OUT_BUFFER_MAXNUM_MCDI2 255
2267
2268
2269 /***********************************/
2270 /* MC_CMD_CSR_WRITE32
2271  * Write 32bit dwords to the indirect memory map.
2272  */
2273 #define MC_CMD_CSR_WRITE32 0xd
2274 #undef  MC_CMD_0xd_PRIVILEGE_CTG
2275
2276 #define MC_CMD_0xd_PRIVILEGE_CTG SRIOV_CTG_INSECURE
2277
2278 /* MC_CMD_CSR_WRITE32_IN msgrequest */
2279 #define MC_CMD_CSR_WRITE32_IN_LENMIN 12
2280 #define MC_CMD_CSR_WRITE32_IN_LENMAX 252
2281 #define MC_CMD_CSR_WRITE32_IN_LENMAX_MCDI2 1020
2282 #define MC_CMD_CSR_WRITE32_IN_LEN(num) (8+4*(num))
2283 /* Address */
2284 #define MC_CMD_CSR_WRITE32_IN_ADDR_OFST 0
2285 #define MC_CMD_CSR_WRITE32_IN_ADDR_LEN 4
2286 #define MC_CMD_CSR_WRITE32_IN_STEP_OFST 4
2287 #define MC_CMD_CSR_WRITE32_IN_STEP_LEN 4
2288 #define MC_CMD_CSR_WRITE32_IN_BUFFER_OFST 8
2289 #define MC_CMD_CSR_WRITE32_IN_BUFFER_LEN 4
2290 #define MC_CMD_CSR_WRITE32_IN_BUFFER_MINNUM 1
2291 #define MC_CMD_CSR_WRITE32_IN_BUFFER_MAXNUM 61
2292 #define MC_CMD_CSR_WRITE32_IN_BUFFER_MAXNUM_MCDI2 253
2293
2294 /* MC_CMD_CSR_WRITE32_OUT msgresponse */
2295 #define MC_CMD_CSR_WRITE32_OUT_LEN 4
2296 #define MC_CMD_CSR_WRITE32_OUT_STATUS_OFST 0
2297 #define MC_CMD_CSR_WRITE32_OUT_STATUS_LEN 4
2298
2299
2300 /***********************************/
2301 /* MC_CMD_HP
2302  * These commands are used for HP related features. They are grouped under one
2303  * MCDI command to avoid creating too many MCDI commands.
2304  */
2305 #define MC_CMD_HP 0x54
2306 #undef  MC_CMD_0x54_PRIVILEGE_CTG
2307
2308 #define MC_CMD_0x54_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
2309
2310 /* MC_CMD_HP_IN msgrequest */
2311 #define MC_CMD_HP_IN_LEN 16
2312 /* HP OCSD sub-command. When address is not NULL, request activation of OCSD at
2313  * the specified address with the specified interval.When address is NULL,
2314  * INTERVAL is interpreted as a command: 0: stop OCSD / 1: Report OCSD current
2315  * state / 2: (debug) Show temperature reported by one of the supported
2316  * sensors.
2317  */
2318 #define MC_CMD_HP_IN_SUBCMD_OFST 0
2319 #define MC_CMD_HP_IN_SUBCMD_LEN 4
2320 /* enum: OCSD (Option Card Sensor Data) sub-command. */
2321 #define MC_CMD_HP_IN_OCSD_SUBCMD 0x0
2322 /* enum: Last known valid HP sub-command. */
2323 #define MC_CMD_HP_IN_LAST_SUBCMD 0x0
2324 /* The address to the array of sensor fields. (Or NULL to use a sub-command.)
2325  */
2326 #define MC_CMD_HP_IN_OCSD_ADDR_OFST 4
2327 #define MC_CMD_HP_IN_OCSD_ADDR_LEN 8
2328 #define MC_CMD_HP_IN_OCSD_ADDR_LO_OFST 4
2329 #define MC_CMD_HP_IN_OCSD_ADDR_HI_OFST 8
2330 /* The requested update interval, in seconds. (Or the sub-command if ADDR is
2331  * NULL.)
2332  */
2333 #define MC_CMD_HP_IN_OCSD_INTERVAL_OFST 12
2334 #define MC_CMD_HP_IN_OCSD_INTERVAL_LEN 4
2335
2336 /* MC_CMD_HP_OUT msgresponse */
2337 #define MC_CMD_HP_OUT_LEN 4
2338 #define MC_CMD_HP_OUT_OCSD_STATUS_OFST 0
2339 #define MC_CMD_HP_OUT_OCSD_STATUS_LEN 4
2340 /* enum: OCSD stopped for this card. */
2341 #define MC_CMD_HP_OUT_OCSD_STOPPED 0x1
2342 /* enum: OCSD was successfully started with the address provided. */
2343 #define MC_CMD_HP_OUT_OCSD_STARTED 0x2
2344 /* enum: OCSD was already started for this card. */
2345 #define MC_CMD_HP_OUT_OCSD_ALREADY_STARTED 0x3
2346
2347
2348 /***********************************/
2349 /* MC_CMD_STACKINFO
2350  * Get stack information.
2351  */
2352 #define MC_CMD_STACKINFO 0xf
2353 #undef  MC_CMD_0xf_PRIVILEGE_CTG
2354
2355 #define MC_CMD_0xf_PRIVILEGE_CTG SRIOV_CTG_ADMIN
2356
2357 /* MC_CMD_STACKINFO_IN msgrequest */
2358 #define MC_CMD_STACKINFO_IN_LEN 0
2359
2360 /* MC_CMD_STACKINFO_OUT msgresponse */
2361 #define MC_CMD_STACKINFO_OUT_LENMIN 12
2362 #define MC_CMD_STACKINFO_OUT_LENMAX 252
2363 #define MC_CMD_STACKINFO_OUT_LENMAX_MCDI2 1020
2364 #define MC_CMD_STACKINFO_OUT_LEN(num) (0+12*(num))
2365 /* (thread ptr, stack size, free space) for each thread in system */
2366 #define MC_CMD_STACKINFO_OUT_THREAD_INFO_OFST 0
2367 #define MC_CMD_STACKINFO_OUT_THREAD_INFO_LEN 12
2368 #define MC_CMD_STACKINFO_OUT_THREAD_INFO_MINNUM 1
2369 #define MC_CMD_STACKINFO_OUT_THREAD_INFO_MAXNUM 21
2370 #define MC_CMD_STACKINFO_OUT_THREAD_INFO_MAXNUM_MCDI2 85
2371
2372
2373 /***********************************/
2374 /* MC_CMD_MDIO_READ
2375  * MDIO register read.
2376  */
2377 #define MC_CMD_MDIO_READ 0x10
2378 #undef  MC_CMD_0x10_PRIVILEGE_CTG
2379
2380 #define MC_CMD_0x10_PRIVILEGE_CTG SRIOV_CTG_GENERAL
2381
2382 /* MC_CMD_MDIO_READ_IN msgrequest */
2383 #define MC_CMD_MDIO_READ_IN_LEN 16
2384 /* Bus number; there are two MDIO buses: one for the internal PHY, and one for
2385  * external devices.
2386  */
2387 #define MC_CMD_MDIO_READ_IN_BUS_OFST 0
2388 #define MC_CMD_MDIO_READ_IN_BUS_LEN 4
2389 /* enum: Internal. */
2390 #define MC_CMD_MDIO_BUS_INTERNAL 0x0
2391 /* enum: External. */
2392 #define MC_CMD_MDIO_BUS_EXTERNAL 0x1
2393 /* Port address */
2394 #define MC_CMD_MDIO_READ_IN_PRTAD_OFST 4
2395 #define MC_CMD_MDIO_READ_IN_PRTAD_LEN 4
2396 /* Device Address or clause 22. */
2397 #define MC_CMD_MDIO_READ_IN_DEVAD_OFST 8
2398 #define MC_CMD_MDIO_READ_IN_DEVAD_LEN 4
2399 /* enum: By default all the MCDI MDIO operations perform clause45 mode. If you
2400  * want to use clause22 then set DEVAD = MC_CMD_MDIO_CLAUSE22.
2401  */
2402 #define MC_CMD_MDIO_CLAUSE22 0x20
2403 /* Address */
2404 #define MC_CMD_MDIO_READ_IN_ADDR_OFST 12
2405 #define MC_CMD_MDIO_READ_IN_ADDR_LEN 4
2406
2407 /* MC_CMD_MDIO_READ_OUT msgresponse */
2408 #define MC_CMD_MDIO_READ_OUT_LEN 8
2409 /* Value */
2410 #define MC_CMD_MDIO_READ_OUT_VALUE_OFST 0
2411 #define MC_CMD_MDIO_READ_OUT_VALUE_LEN 4
2412 /* Status the MDIO commands return the raw status bits from the MDIO block. A
2413  * "good" transaction should have the DONE bit set and all other bits clear.
2414  */
2415 #define MC_CMD_MDIO_READ_OUT_STATUS_OFST 4
2416 #define MC_CMD_MDIO_READ_OUT_STATUS_LEN 4
2417 /* enum: Good. */
2418 #define MC_CMD_MDIO_STATUS_GOOD 0x8
2419
2420
2421 /***********************************/
2422 /* MC_CMD_MDIO_WRITE
2423  * MDIO register write.
2424  */
2425 #define MC_CMD_MDIO_WRITE 0x11
2426 #undef  MC_CMD_0x11_PRIVILEGE_CTG
2427
2428 #define MC_CMD_0x11_PRIVILEGE_CTG SRIOV_CTG_ADMIN
2429
2430 /* MC_CMD_MDIO_WRITE_IN msgrequest */
2431 #define MC_CMD_MDIO_WRITE_IN_LEN 20
2432 /* Bus number; there are two MDIO buses: one for the internal PHY, and one for
2433  * external devices.
2434  */
2435 #define MC_CMD_MDIO_WRITE_IN_BUS_OFST 0
2436 #define MC_CMD_MDIO_WRITE_IN_BUS_LEN 4
2437 /* enum: Internal. */
2438 /*               MC_CMD_MDIO_BUS_INTERNAL 0x0 */
2439 /* enum: External. */
2440 /*               MC_CMD_MDIO_BUS_EXTERNAL 0x1 */
2441 /* Port address */
2442 #define MC_CMD_MDIO_WRITE_IN_PRTAD_OFST 4
2443 #define MC_CMD_MDIO_WRITE_IN_PRTAD_LEN 4
2444 /* Device Address or clause 22. */
2445 #define MC_CMD_MDIO_WRITE_IN_DEVAD_OFST 8
2446 #define MC_CMD_MDIO_WRITE_IN_DEVAD_LEN 4
2447 /* enum: By default all the MCDI MDIO operations perform clause45 mode. If you
2448  * want to use clause22 then set DEVAD = MC_CMD_MDIO_CLAUSE22.
2449  */
2450 /*               MC_CMD_MDIO_CLAUSE22 0x20 */
2451 /* Address */
2452 #define MC_CMD_MDIO_WRITE_IN_ADDR_OFST 12
2453 #define MC_CMD_MDIO_WRITE_IN_ADDR_LEN 4
2454 /* Value */
2455 #define MC_CMD_MDIO_WRITE_IN_VALUE_OFST 16
2456 #define MC_CMD_MDIO_WRITE_IN_VALUE_LEN 4
2457
2458 /* MC_CMD_MDIO_WRITE_OUT msgresponse */
2459 #define MC_CMD_MDIO_WRITE_OUT_LEN 4
2460 /* Status; the MDIO commands return the raw status bits from the MDIO block. A
2461  * "good" transaction should have the DONE bit set and all other bits clear.
2462  */
2463 #define MC_CMD_MDIO_WRITE_OUT_STATUS_OFST 0
2464 #define MC_CMD_MDIO_WRITE_OUT_STATUS_LEN 4
2465 /* enum: Good. */
2466 /*               MC_CMD_MDIO_STATUS_GOOD 0x8 */
2467
2468
2469 /***********************************/
2470 /* MC_CMD_DBI_WRITE
2471  * Write DBI register(s).
2472  */
2473 #define MC_CMD_DBI_WRITE 0x12
2474 #undef  MC_CMD_0x12_PRIVILEGE_CTG
2475
2476 #define MC_CMD_0x12_PRIVILEGE_CTG SRIOV_CTG_INSECURE
2477
2478 /* MC_CMD_DBI_WRITE_IN msgrequest */
2479 #define MC_CMD_DBI_WRITE_IN_LENMIN 12
2480 #define MC_CMD_DBI_WRITE_IN_LENMAX 252
2481 #define MC_CMD_DBI_WRITE_IN_LENMAX_MCDI2 1020
2482 #define MC_CMD_DBI_WRITE_IN_LEN(num) (0+12*(num))
2483 /* Each write op consists of an address (offset 0), byte enable/VF/CS2 (offset
2484  * 32) and value (offset 64). See MC_CMD_DBIWROP_TYPEDEF.
2485  */
2486 #define MC_CMD_DBI_WRITE_IN_DBIWROP_OFST 0
2487 #define MC_CMD_DBI_WRITE_IN_DBIWROP_LEN 12
2488 #define MC_CMD_DBI_WRITE_IN_DBIWROP_MINNUM 1
2489 #define MC_CMD_DBI_WRITE_IN_DBIWROP_MAXNUM 21
2490 #define MC_CMD_DBI_WRITE_IN_DBIWROP_MAXNUM_MCDI2 85
2491
2492 /* MC_CMD_DBI_WRITE_OUT msgresponse */
2493 #define MC_CMD_DBI_WRITE_OUT_LEN 0
2494
2495 /* MC_CMD_DBIWROP_TYPEDEF structuredef */
2496 #define MC_CMD_DBIWROP_TYPEDEF_LEN 12
2497 #define MC_CMD_DBIWROP_TYPEDEF_ADDRESS_OFST 0
2498 #define MC_CMD_DBIWROP_TYPEDEF_ADDRESS_LEN 4
2499 #define MC_CMD_DBIWROP_TYPEDEF_ADDRESS_LBN 0
2500 #define MC_CMD_DBIWROP_TYPEDEF_ADDRESS_WIDTH 32
2501 #define MC_CMD_DBIWROP_TYPEDEF_PARMS_OFST 4
2502 #define MC_CMD_DBIWROP_TYPEDEF_PARMS_LEN 4
2503 #define MC_CMD_DBIWROP_TYPEDEF_VF_NUM_LBN 16
2504 #define MC_CMD_DBIWROP_TYPEDEF_VF_NUM_WIDTH 16
2505 #define MC_CMD_DBIWROP_TYPEDEF_VF_ACTIVE_LBN 15
2506 #define MC_CMD_DBIWROP_TYPEDEF_VF_ACTIVE_WIDTH 1
2507 #define MC_CMD_DBIWROP_TYPEDEF_CS2_LBN 14
2508 #define MC_CMD_DBIWROP_TYPEDEF_CS2_WIDTH 1
2509 #define MC_CMD_DBIWROP_TYPEDEF_PARMS_LBN 32
2510 #define MC_CMD_DBIWROP_TYPEDEF_PARMS_WIDTH 32
2511 #define MC_CMD_DBIWROP_TYPEDEF_VALUE_OFST 8
2512 #define MC_CMD_DBIWROP_TYPEDEF_VALUE_LEN 4
2513 #define MC_CMD_DBIWROP_TYPEDEF_VALUE_LBN 64
2514 #define MC_CMD_DBIWROP_TYPEDEF_VALUE_WIDTH 32
2515
2516
2517 /***********************************/
2518 /* MC_CMD_PORT_READ32
2519  * Read a 32-bit register from the indirect port register map. The port to
2520  * access is implied by the Shared memory channel used.
2521  */
2522 #define MC_CMD_PORT_READ32 0x14
2523
2524 /* MC_CMD_PORT_READ32_IN msgrequest */
2525 #define MC_CMD_PORT_READ32_IN_LEN 4
2526 /* Address */
2527 #define MC_CMD_PORT_READ32_IN_ADDR_OFST 0
2528 #define MC_CMD_PORT_READ32_IN_ADDR_LEN 4
2529
2530 /* MC_CMD_PORT_READ32_OUT msgresponse */
2531 #define MC_CMD_PORT_READ32_OUT_LEN 8
2532 /* Value */
2533 #define MC_CMD_PORT_READ32_OUT_VALUE_OFST 0
2534 #define MC_CMD_PORT_READ32_OUT_VALUE_LEN 4
2535 /* Status */
2536 #define MC_CMD_PORT_READ32_OUT_STATUS_OFST 4
2537 #define MC_CMD_PORT_READ32_OUT_STATUS_LEN 4
2538
2539
2540 /***********************************/
2541 /* MC_CMD_PORT_WRITE32
2542  * Write a 32-bit register to the indirect port register map. The port to
2543  * access is implied by the Shared memory channel used.
2544  */
2545 #define MC_CMD_PORT_WRITE32 0x15
2546
2547 /* MC_CMD_PORT_WRITE32_IN msgrequest */
2548 #define MC_CMD_PORT_WRITE32_IN_LEN 8
2549 /* Address */
2550 #define MC_CMD_PORT_WRITE32_IN_ADDR_OFST 0
2551 #define MC_CMD_PORT_WRITE32_IN_ADDR_LEN 4
2552 /* Value */
2553 #define MC_CMD_PORT_WRITE32_IN_VALUE_OFST 4
2554 #define MC_CMD_PORT_WRITE32_IN_VALUE_LEN 4
2555
2556 /* MC_CMD_PORT_WRITE32_OUT msgresponse */
2557 #define MC_CMD_PORT_WRITE32_OUT_LEN 4
2558 /* Status */
2559 #define MC_CMD_PORT_WRITE32_OUT_STATUS_OFST 0
2560 #define MC_CMD_PORT_WRITE32_OUT_STATUS_LEN 4
2561
2562
2563 /***********************************/
2564 /* MC_CMD_PORT_READ128
2565  * Read a 128-bit register from the indirect port register map. The port to
2566  * access is implied by the Shared memory channel used.
2567  */
2568 #define MC_CMD_PORT_READ128 0x16
2569
2570 /* MC_CMD_PORT_READ128_IN msgrequest */
2571 #define MC_CMD_PORT_READ128_IN_LEN 4
2572 /* Address */
2573 #define MC_CMD_PORT_READ128_IN_ADDR_OFST 0
2574 #define MC_CMD_PORT_READ128_IN_ADDR_LEN 4
2575
2576 /* MC_CMD_PORT_READ128_OUT msgresponse */
2577 #define MC_CMD_PORT_READ128_OUT_LEN 20
2578 /* Value */
2579 #define MC_CMD_PORT_READ128_OUT_VALUE_OFST 0
2580 #define MC_CMD_PORT_READ128_OUT_VALUE_LEN 16
2581 /* Status */
2582 #define MC_CMD_PORT_READ128_OUT_STATUS_OFST 16
2583 #define MC_CMD_PORT_READ128_OUT_STATUS_LEN 4
2584
2585
2586 /***********************************/
2587 /* MC_CMD_PORT_WRITE128
2588  * Write a 128-bit register to the indirect port register map. The port to
2589  * access is implied by the Shared memory channel used.
2590  */
2591 #define MC_CMD_PORT_WRITE128 0x17
2592
2593 /* MC_CMD_PORT_WRITE128_IN msgrequest */
2594 #define MC_CMD_PORT_WRITE128_IN_LEN 20
2595 /* Address */
2596 #define MC_CMD_PORT_WRITE128_IN_ADDR_OFST 0
2597 #define MC_CMD_PORT_WRITE128_IN_ADDR_LEN 4
2598 /* Value */
2599 #define MC_CMD_PORT_WRITE128_IN_VALUE_OFST 4
2600 #define MC_CMD_PORT_WRITE128_IN_VALUE_LEN 16
2601
2602 /* MC_CMD_PORT_WRITE128_OUT msgresponse */
2603 #define MC_CMD_PORT_WRITE128_OUT_LEN 4
2604 /* Status */
2605 #define MC_CMD_PORT_WRITE128_OUT_STATUS_OFST 0
2606 #define MC_CMD_PORT_WRITE128_OUT_STATUS_LEN 4
2607
2608 /* MC_CMD_CAPABILITIES structuredef */
2609 #define MC_CMD_CAPABILITIES_LEN 4
2610 /* Small buf table. */
2611 #define MC_CMD_CAPABILITIES_SMALL_BUF_TBL_LBN 0
2612 #define MC_CMD_CAPABILITIES_SMALL_BUF_TBL_WIDTH 1
2613 /* Turbo mode (for Maranello). */
2614 #define MC_CMD_CAPABILITIES_TURBO_LBN 1
2615 #define MC_CMD_CAPABILITIES_TURBO_WIDTH 1
2616 /* Turbo mode active (for Maranello). */
2617 #define MC_CMD_CAPABILITIES_TURBO_ACTIVE_LBN 2
2618 #define MC_CMD_CAPABILITIES_TURBO_ACTIVE_WIDTH 1
2619 /* PTP offload. */
2620 #define MC_CMD_CAPABILITIES_PTP_LBN 3
2621 #define MC_CMD_CAPABILITIES_PTP_WIDTH 1
2622 /* AOE mode. */
2623 #define MC_CMD_CAPABILITIES_AOE_LBN 4
2624 #define MC_CMD_CAPABILITIES_AOE_WIDTH 1
2625 /* AOE mode active. */
2626 #define MC_CMD_CAPABILITIES_AOE_ACTIVE_LBN 5
2627 #define MC_CMD_CAPABILITIES_AOE_ACTIVE_WIDTH 1
2628 /* AOE mode active. */
2629 #define MC_CMD_CAPABILITIES_FC_ACTIVE_LBN 6
2630 #define MC_CMD_CAPABILITIES_FC_ACTIVE_WIDTH 1
2631 #define MC_CMD_CAPABILITIES_RESERVED_LBN 7
2632 #define MC_CMD_CAPABILITIES_RESERVED_WIDTH 25
2633
2634
2635 /***********************************/
2636 /* MC_CMD_GET_BOARD_CFG
2637  * Returns the MC firmware configuration structure.
2638  */
2639 #define MC_CMD_GET_BOARD_CFG 0x18
2640 #undef  MC_CMD_0x18_PRIVILEGE_CTG
2641
2642 #define MC_CMD_0x18_PRIVILEGE_CTG SRIOV_CTG_GENERAL
2643
2644 /* MC_CMD_GET_BOARD_CFG_IN msgrequest */
2645 #define MC_CMD_GET_BOARD_CFG_IN_LEN 0
2646
2647 /* MC_CMD_GET_BOARD_CFG_OUT msgresponse */
2648 #define MC_CMD_GET_BOARD_CFG_OUT_LENMIN 96
2649 #define MC_CMD_GET_BOARD_CFG_OUT_LENMAX 136
2650 #define MC_CMD_GET_BOARD_CFG_OUT_LENMAX_MCDI2 136
2651 #define MC_CMD_GET_BOARD_CFG_OUT_LEN(num) (72+2*(num))
2652 #define MC_CMD_GET_BOARD_CFG_OUT_BOARD_TYPE_OFST 0
2653 #define MC_CMD_GET_BOARD_CFG_OUT_BOARD_TYPE_LEN 4
2654 #define MC_CMD_GET_BOARD_CFG_OUT_BOARD_NAME_OFST 4
2655 #define MC_CMD_GET_BOARD_CFG_OUT_BOARD_NAME_LEN 32
2656 /* Capabilities for Siena Port0 (see struct MC_CMD_CAPABILITIES). Unused on
2657  * EF10 and later (use MC_CMD_GET_CAPABILITIES).
2658  */
2659 #define MC_CMD_GET_BOARD_CFG_OUT_CAPABILITIES_PORT0_OFST 36
2660 #define MC_CMD_GET_BOARD_CFG_OUT_CAPABILITIES_PORT0_LEN 4
2661 /* Capabilities for Siena Port1 (see struct MC_CMD_CAPABILITIES). Unused on
2662  * EF10 and later (use MC_CMD_GET_CAPABILITIES).
2663  */
2664 #define MC_CMD_GET_BOARD_CFG_OUT_CAPABILITIES_PORT1_OFST 40
2665 #define MC_CMD_GET_BOARD_CFG_OUT_CAPABILITIES_PORT1_LEN 4
2666 /* Base MAC address for Siena Port0. Unused on EF10 and later (use
2667  * MC_CMD_GET_MAC_ADDRESSES).
2668  */
2669 #define MC_CMD_GET_BOARD_CFG_OUT_MAC_ADDR_BASE_PORT0_OFST 44
2670 #define MC_CMD_GET_BOARD_CFG_OUT_MAC_ADDR_BASE_PORT0_LEN 6
2671 /* Base MAC address for Siena Port1. Unused on EF10 and later (use
2672  * MC_CMD_GET_MAC_ADDRESSES).
2673  */
2674 #define MC_CMD_GET_BOARD_CFG_OUT_MAC_ADDR_BASE_PORT1_OFST 50
2675 #define MC_CMD_GET_BOARD_CFG_OUT_MAC_ADDR_BASE_PORT1_LEN 6
2676 /* Size of MAC address pool for Siena Port0. Unused on EF10 and later (use
2677  * MC_CMD_GET_MAC_ADDRESSES).
2678  */
2679 #define MC_CMD_GET_BOARD_CFG_OUT_MAC_COUNT_PORT0_OFST 56
2680 #define MC_CMD_GET_BOARD_CFG_OUT_MAC_COUNT_PORT0_LEN 4
2681 /* Size of MAC address pool for Siena Port1. Unused on EF10 and later (use
2682  * MC_CMD_GET_MAC_ADDRESSES).
2683  */
2684 #define MC_CMD_GET_BOARD_CFG_OUT_MAC_COUNT_PORT1_OFST 60
2685 #define MC_CMD_GET_BOARD_CFG_OUT_MAC_COUNT_PORT1_LEN 4
2686 /* Increment between addresses in MAC address pool for Siena Port0. Unused on
2687  * EF10 and later (use MC_CMD_GET_MAC_ADDRESSES).
2688  */
2689 #define MC_CMD_GET_BOARD_CFG_OUT_MAC_STRIDE_PORT0_OFST 64
2690 #define MC_CMD_GET_BOARD_CFG_OUT_MAC_STRIDE_PORT0_LEN 4
2691 /* Increment between addresses in MAC address pool for Siena Port1. Unused on
2692  * EF10 and later (use MC_CMD_GET_MAC_ADDRESSES).
2693  */
2694 #define MC_CMD_GET_BOARD_CFG_OUT_MAC_STRIDE_PORT1_OFST 68
2695 #define MC_CMD_GET_BOARD_CFG_OUT_MAC_STRIDE_PORT1_LEN 4
2696 /* Siena only. This field contains a 16-bit value for each of the types of
2697  * NVRAM area. The values are defined in the firmware/mc/platform/.c file for a
2698  * specific board type, but otherwise have no meaning to the MC; they are used
2699  * by the driver to manage selection of appropriate firmware updates. Unused on
2700  * EF10 and later (use MC_CMD_NVRAM_METADATA).
2701  */
2702 #define MC_CMD_GET_BOARD_CFG_OUT_FW_SUBTYPE_LIST_OFST 72
2703 #define MC_CMD_GET_BOARD_CFG_OUT_FW_SUBTYPE_LIST_LEN 2
2704 #define MC_CMD_GET_BOARD_CFG_OUT_FW_SUBTYPE_LIST_MINNUM 12
2705 #define MC_CMD_GET_BOARD_CFG_OUT_FW_SUBTYPE_LIST_MAXNUM 32
2706 #define MC_CMD_GET_BOARD_CFG_OUT_FW_SUBTYPE_LIST_MAXNUM_MCDI2 32
2707
2708
2709 /***********************************/
2710 /* MC_CMD_DBI_READX
2711  * Read DBI register(s) -- extended functionality
2712  */
2713 #define MC_CMD_DBI_READX 0x19
2714 #undef  MC_CMD_0x19_PRIVILEGE_CTG
2715
2716 #define MC_CMD_0x19_PRIVILEGE_CTG SRIOV_CTG_INSECURE
2717
2718 /* MC_CMD_DBI_READX_IN msgrequest */
2719 #define MC_CMD_DBI_READX_IN_LENMIN 8
2720 #define MC_CMD_DBI_READX_IN_LENMAX 248
2721 #define MC_CMD_DBI_READX_IN_LENMAX_MCDI2 1016
2722 #define MC_CMD_DBI_READX_IN_LEN(num) (0+8*(num))
2723 /* Each Read op consists of an address (offset 0), VF/CS2) */
2724 #define MC_CMD_DBI_READX_IN_DBIRDOP_OFST 0
2725 #define MC_CMD_DBI_READX_IN_DBIRDOP_LEN 8
2726 #define MC_CMD_DBI_READX_IN_DBIRDOP_LO_OFST 0
2727 #define MC_CMD_DBI_READX_IN_DBIRDOP_HI_OFST 4
2728 #define MC_CMD_DBI_READX_IN_DBIRDOP_MINNUM 1
2729 #define MC_CMD_DBI_READX_IN_DBIRDOP_MAXNUM 31
2730 #define MC_CMD_DBI_READX_IN_DBIRDOP_MAXNUM_MCDI2 127
2731
2732 /* MC_CMD_DBI_READX_OUT msgresponse */
2733 #define MC_CMD_DBI_READX_OUT_LENMIN 4
2734 #define MC_CMD_DBI_READX_OUT_LENMAX 252
2735 #define MC_CMD_DBI_READX_OUT_LENMAX_MCDI2 1020
2736 #define MC_CMD_DBI_READX_OUT_LEN(num) (0+4*(num))
2737 /* Value */
2738 #define MC_CMD_DBI_READX_OUT_VALUE_OFST 0
2739 #define MC_CMD_DBI_READX_OUT_VALUE_LEN 4
2740 #define MC_CMD_DBI_READX_OUT_VALUE_MINNUM 1
2741 #define MC_CMD_DBI_READX_OUT_VALUE_MAXNUM 63
2742 #define MC_CMD_DBI_READX_OUT_VALUE_MAXNUM_MCDI2 255
2743
2744 /* MC_CMD_DBIRDOP_TYPEDEF structuredef */
2745 #define MC_CMD_DBIRDOP_TYPEDEF_LEN 8
2746 #define MC_CMD_DBIRDOP_TYPEDEF_ADDRESS_OFST 0
2747 #define MC_CMD_DBIRDOP_TYPEDEF_ADDRESS_LEN 4
2748 #define MC_CMD_DBIRDOP_TYPEDEF_ADDRESS_LBN 0
2749 #define MC_CMD_DBIRDOP_TYPEDEF_ADDRESS_WIDTH 32
2750 #define MC_CMD_DBIRDOP_TYPEDEF_PARMS_OFST 4
2751 #define MC_CMD_DBIRDOP_TYPEDEF_PARMS_LEN 4
2752 #define MC_CMD_DBIRDOP_TYPEDEF_VF_NUM_LBN 16
2753 #define MC_CMD_DBIRDOP_TYPEDEF_VF_NUM_WIDTH 16
2754 #define MC_CMD_DBIRDOP_TYPEDEF_VF_ACTIVE_LBN 15
2755 #define MC_CMD_DBIRDOP_TYPEDEF_VF_ACTIVE_WIDTH 1
2756 #define MC_CMD_DBIRDOP_TYPEDEF_CS2_LBN 14
2757 #define MC_CMD_DBIRDOP_TYPEDEF_CS2_WIDTH 1
2758 #define MC_CMD_DBIRDOP_TYPEDEF_PARMS_LBN 32
2759 #define MC_CMD_DBIRDOP_TYPEDEF_PARMS_WIDTH 32
2760
2761
2762 /***********************************/
2763 /* MC_CMD_SET_RAND_SEED
2764  * Set the 16byte seed for the MC pseudo-random generator.
2765  */
2766 #define MC_CMD_SET_RAND_SEED 0x1a
2767 #undef  MC_CMD_0x1a_PRIVILEGE_CTG
2768
2769 #define MC_CMD_0x1a_PRIVILEGE_CTG SRIOV_CTG_INSECURE
2770
2771 /* MC_CMD_SET_RAND_SEED_IN msgrequest */
2772 #define MC_CMD_SET_RAND_SEED_IN_LEN 16
2773 /* Seed value. */
2774 #define MC_CMD_SET_RAND_SEED_IN_SEED_OFST 0
2775 #define MC_CMD_SET_RAND_SEED_IN_SEED_LEN 16
2776
2777 /* MC_CMD_SET_RAND_SEED_OUT msgresponse */
2778 #define MC_CMD_SET_RAND_SEED_OUT_LEN 0
2779
2780
2781 /***********************************/
2782 /* MC_CMD_LTSSM_HIST
2783  * Retrieve the history of the LTSSM, if the build supports it.
2784  */
2785 #define MC_CMD_LTSSM_HIST 0x1b
2786
2787 /* MC_CMD_LTSSM_HIST_IN msgrequest */
2788 #define MC_CMD_LTSSM_HIST_IN_LEN 0
2789
2790 /* MC_CMD_LTSSM_HIST_OUT msgresponse */
2791 #define MC_CMD_LTSSM_HIST_OUT_LENMIN 0
2792 #define MC_CMD_LTSSM_HIST_OUT_LENMAX 252
2793 #define MC_CMD_LTSSM_HIST_OUT_LENMAX_MCDI2 1020
2794 #define MC_CMD_LTSSM_HIST_OUT_LEN(num) (0+4*(num))
2795 /* variable number of LTSSM values, as bytes. The history is read-to-clear. */
2796 #define MC_CMD_LTSSM_HIST_OUT_DATA_OFST 0
2797 #define MC_CMD_LTSSM_HIST_OUT_DATA_LEN 4
2798 #define MC_CMD_LTSSM_HIST_OUT_DATA_MINNUM 0
2799 #define MC_CMD_LTSSM_HIST_OUT_DATA_MAXNUM 63
2800 #define MC_CMD_LTSSM_HIST_OUT_DATA_MAXNUM_MCDI2 255
2801
2802
2803 /***********************************/
2804 /* MC_CMD_DRV_ATTACH
2805  * Inform MCPU that this port is managed on the host (i.e. driver active). For
2806  * Huntington, also request the preferred datapath firmware to use if possible
2807  * (it may not be possible for this request to be fulfilled; the driver must
2808  * issue a subsequent MC_CMD_GET_CAPABILITIES command to determine which
2809  * features are actually available). The FIRMWARE_ID field is ignored by older
2810  * platforms.
2811  */
2812 #define MC_CMD_DRV_ATTACH 0x1c
2813 #undef  MC_CMD_0x1c_PRIVILEGE_CTG
2814
2815 #define MC_CMD_0x1c_PRIVILEGE_CTG SRIOV_CTG_GENERAL
2816
2817 /* MC_CMD_DRV_ATTACH_IN msgrequest */
2818 #define MC_CMD_DRV_ATTACH_IN_LEN 12
2819 /* new state to set if UPDATE=1 */
2820 #define MC_CMD_DRV_ATTACH_IN_NEW_STATE_OFST 0
2821 #define MC_CMD_DRV_ATTACH_IN_NEW_STATE_LEN 4
2822 #define MC_CMD_DRV_ATTACH_LBN 0
2823 #define MC_CMD_DRV_ATTACH_WIDTH 1
2824 #define MC_CMD_DRV_ATTACH_IN_ATTACH_LBN 0
2825 #define MC_CMD_DRV_ATTACH_IN_ATTACH_WIDTH 1
2826 #define MC_CMD_DRV_PREBOOT_LBN 1
2827 #define MC_CMD_DRV_PREBOOT_WIDTH 1
2828 #define MC_CMD_DRV_ATTACH_IN_PREBOOT_LBN 1
2829 #define MC_CMD_DRV_ATTACH_IN_PREBOOT_WIDTH 1
2830 #define MC_CMD_DRV_ATTACH_IN_SUBVARIANT_AWARE_LBN 2
2831 #define MC_CMD_DRV_ATTACH_IN_SUBVARIANT_AWARE_WIDTH 1
2832 #define MC_CMD_DRV_ATTACH_IN_WANT_VI_SPREADING_LBN 3
2833 #define MC_CMD_DRV_ATTACH_IN_WANT_VI_SPREADING_WIDTH 1
2834 #define MC_CMD_DRV_ATTACH_IN_WANT_V2_LINKCHANGES_LBN 4
2835 #define MC_CMD_DRV_ATTACH_IN_WANT_V2_LINKCHANGES_WIDTH 1
2836 #define MC_CMD_DRV_ATTACH_IN_WANT_RX_VI_SPREADING_INHIBIT_LBN 5
2837 #define MC_CMD_DRV_ATTACH_IN_WANT_RX_VI_SPREADING_INHIBIT_WIDTH 1
2838 /* 1 to set new state, or 0 to just report the existing state */
2839 #define MC_CMD_DRV_ATTACH_IN_UPDATE_OFST 4
2840 #define MC_CMD_DRV_ATTACH_IN_UPDATE_LEN 4
2841 /* preferred datapath firmware (for Huntington; ignored for Siena) */
2842 #define MC_CMD_DRV_ATTACH_IN_FIRMWARE_ID_OFST 8
2843 #define MC_CMD_DRV_ATTACH_IN_FIRMWARE_ID_LEN 4
2844 /* enum: Prefer to use full featured firmware */
2845 #define MC_CMD_FW_FULL_FEATURED 0x0
2846 /* enum: Prefer to use firmware with fewer features but lower latency */
2847 #define MC_CMD_FW_LOW_LATENCY 0x1
2848 /* enum: Prefer to use firmware for SolarCapture packed stream mode */
2849 #define MC_CMD_FW_PACKED_STREAM 0x2
2850 /* enum: Prefer to use firmware with fewer features and simpler TX event
2851  * batching but higher TX packet rate
2852  */
2853 #define MC_CMD_FW_HIGH_TX_RATE 0x3
2854 /* enum: Reserved value */
2855 #define MC_CMD_FW_PACKED_STREAM_HASH_MODE_1 0x4
2856 /* enum: Prefer to use firmware with additional "rules engine" filtering
2857  * support
2858  */
2859 #define MC_CMD_FW_RULES_ENGINE 0x5
2860 /* enum: Prefer to use firmware with additional DPDK support */
2861 #define MC_CMD_FW_DPDK 0x6
2862 /* enum: Prefer to use "l3xudp" custom datapath firmware (see SF-119495-PD and
2863  * bug69716)
2864  */
2865 #define MC_CMD_FW_L3XUDP 0x7
2866 /* enum: Requests that the MC keep whatever datapath firmware is currently
2867  * running. It's used for test purposes, where we want to be able to shmboot
2868  * special test firmware variants. This option is only recognised in eftest
2869  * (i.e. non-production) builds.
2870  */
2871 #define MC_CMD_FW_KEEP_CURRENT_EFTEST_ONLY 0xfffffffe
2872 /* enum: Only this option is allowed for non-admin functions */
2873 #define MC_CMD_FW_DONT_CARE 0xffffffff
2874
2875 /* MC_CMD_DRV_ATTACH_IN_V2 msgrequest: Updated DRV_ATTACH to include driver
2876  * version
2877  */
2878 #define MC_CMD_DRV_ATTACH_IN_V2_LEN 32
2879 /* new state to set if UPDATE=1 */
2880 #define MC_CMD_DRV_ATTACH_IN_V2_NEW_STATE_OFST 0
2881 #define MC_CMD_DRV_ATTACH_IN_V2_NEW_STATE_LEN 4
2882 /*             MC_CMD_DRV_ATTACH_LBN 0 */
2883 /*             MC_CMD_DRV_ATTACH_WIDTH 1 */
2884 #define MC_CMD_DRV_ATTACH_IN_V2_ATTACH_LBN 0
2885 #define MC_CMD_DRV_ATTACH_IN_V2_ATTACH_WIDTH 1
2886 /*             MC_CMD_DRV_PREBOOT_LBN 1 */
2887 /*             MC_CMD_DRV_PREBOOT_WIDTH 1 */
2888 #define MC_CMD_DRV_ATTACH_IN_V2_PREBOOT_LBN 1
2889 #define MC_CMD_DRV_ATTACH_IN_V2_PREBOOT_WIDTH 1
2890 #define MC_CMD_DRV_ATTACH_IN_V2_SUBVARIANT_AWARE_LBN 2
2891 #define MC_CMD_DRV_ATTACH_IN_V2_SUBVARIANT_AWARE_WIDTH 1
2892 #define MC_CMD_DRV_ATTACH_IN_V2_WANT_VI_SPREADING_LBN 3
2893 #define MC_CMD_DRV_ATTACH_IN_V2_WANT_VI_SPREADING_WIDTH 1
2894 #define MC_CMD_DRV_ATTACH_IN_V2_WANT_V2_LINKCHANGES_LBN 4
2895 #define MC_CMD_DRV_ATTACH_IN_V2_WANT_V2_LINKCHANGES_WIDTH 1
2896 #define MC_CMD_DRV_ATTACH_IN_V2_WANT_RX_VI_SPREADING_INHIBIT_LBN 5
2897 #define MC_CMD_DRV_ATTACH_IN_V2_WANT_RX_VI_SPREADING_INHIBIT_WIDTH 1
2898 /* 1 to set new state, or 0 to just report the existing state */
2899 #define MC_CMD_DRV_ATTACH_IN_V2_UPDATE_OFST 4
2900 #define MC_CMD_DRV_ATTACH_IN_V2_UPDATE_LEN 4
2901 /* preferred datapath firmware (for Huntington; ignored for Siena) */
2902 #define MC_CMD_DRV_ATTACH_IN_V2_FIRMWARE_ID_OFST 8
2903 #define MC_CMD_DRV_ATTACH_IN_V2_FIRMWARE_ID_LEN 4
2904 /* enum: Prefer to use full featured firmware */
2905 /*               MC_CMD_FW_FULL_FEATURED 0x0 */
2906 /* enum: Prefer to use firmware with fewer features but lower latency */
2907 /*               MC_CMD_FW_LOW_LATENCY 0x1 */
2908 /* enum: Prefer to use firmware for SolarCapture packed stream mode */
2909 /*               MC_CMD_FW_PACKED_STREAM 0x2 */
2910 /* enum: Prefer to use firmware with fewer features and simpler TX event
2911  * batching but higher TX packet rate
2912  */
2913 /*               MC_CMD_FW_HIGH_TX_RATE 0x3 */
2914 /* enum: Reserved value */
2915 /*               MC_CMD_FW_PACKED_STREAM_HASH_MODE_1 0x4 */
2916 /* enum: Prefer to use firmware with additional "rules engine" filtering
2917  * support
2918  */
2919 /*               MC_CMD_FW_RULES_ENGINE 0x5 */
2920 /* enum: Prefer to use firmware with additional DPDK support */
2921 /*               MC_CMD_FW_DPDK 0x6 */
2922 /* enum: Prefer to use "l3xudp" custom datapath firmware (see SF-119495-PD and
2923  * bug69716)
2924  */
2925 /*               MC_CMD_FW_L3XUDP 0x7 */
2926 /* enum: Requests that the MC keep whatever datapath firmware is currently
2927  * running. It's used for test purposes, where we want to be able to shmboot
2928  * special test firmware variants. This option is only recognised in eftest
2929  * (i.e. non-production) builds.
2930  */
2931 /*               MC_CMD_FW_KEEP_CURRENT_EFTEST_ONLY 0xfffffffe */
2932 /* enum: Only this option is allowed for non-admin functions */
2933 /*               MC_CMD_FW_DONT_CARE 0xffffffff */
2934 /* Version of the driver to be reported by management protocols (e.g. NC-SI)
2935  * handled by the NIC. This is a zero-terminated ASCII string.
2936  */
2937 #define MC_CMD_DRV_ATTACH_IN_V2_DRIVER_VERSION_OFST 12
2938 #define MC_CMD_DRV_ATTACH_IN_V2_DRIVER_VERSION_LEN 20
2939
2940 /* MC_CMD_DRV_ATTACH_OUT msgresponse */
2941 #define MC_CMD_DRV_ATTACH_OUT_LEN 4
2942 /* previous or existing state, see the bitmask at NEW_STATE */
2943 #define MC_CMD_DRV_ATTACH_OUT_OLD_STATE_OFST 0
2944 #define MC_CMD_DRV_ATTACH_OUT_OLD_STATE_LEN 4
2945
2946 /* MC_CMD_DRV_ATTACH_EXT_OUT msgresponse */
2947 #define MC_CMD_DRV_ATTACH_EXT_OUT_LEN 8
2948 /* previous or existing state, see the bitmask at NEW_STATE */
2949 #define MC_CMD_DRV_ATTACH_EXT_OUT_OLD_STATE_OFST 0
2950 #define MC_CMD_DRV_ATTACH_EXT_OUT_OLD_STATE_LEN 4
2951 /* Flags associated with this function */
2952 #define MC_CMD_DRV_ATTACH_EXT_OUT_FUNC_FLAGS_OFST 4
2953 #define MC_CMD_DRV_ATTACH_EXT_OUT_FUNC_FLAGS_LEN 4
2954 /* enum: Labels the lowest-numbered function visible to the OS */
2955 #define MC_CMD_DRV_ATTACH_EXT_OUT_FLAG_PRIMARY 0x0
2956 /* enum: The function can control the link state of the physical port it is
2957  * bound to.
2958  */
2959 #define MC_CMD_DRV_ATTACH_EXT_OUT_FLAG_LINKCTRL 0x1
2960 /* enum: The function can perform privileged operations */
2961 #define MC_CMD_DRV_ATTACH_EXT_OUT_FLAG_TRUSTED 0x2
2962 /* enum: The function does not have an active port associated with it. The port
2963  * refers to the Sorrento external FPGA port.
2964  */
2965 #define MC_CMD_DRV_ATTACH_EXT_OUT_FLAG_NO_ACTIVE_PORT 0x3
2966 /* enum: If set, indicates that VI spreading is currently enabled. Will always
2967  * indicate the current state, regardless of the value in the WANT_VI_SPREADING
2968  * input.
2969  */
2970 #define MC_CMD_DRV_ATTACH_EXT_OUT_FLAG_VI_SPREADING_ENABLED 0x4
2971 /* enum: If set, indicates that VI spreading is inhibited on RX. See
2972  * description of WANT_RX_VI_SPREADING_INHIBIT above. It is an error to set
2973  * this flag without also setting FLAG_VI_SPREADING_ENABLED.
2974  */
2975 #define MC_CMD_DRV_ATTACH_EXT_OUT_FLAG_RX_VI_SPREADING_INHIBITED 0x5
2976
2977
2978 /***********************************/
2979 /* MC_CMD_SHMUART
2980  * Route UART output to circular buffer in shared memory instead.
2981  */
2982 #define MC_CMD_SHMUART 0x1f
2983
2984 /* MC_CMD_SHMUART_IN msgrequest */
2985 #define MC_CMD_SHMUART_IN_LEN 4
2986 /* ??? */
2987 #define MC_CMD_SHMUART_IN_FLAG_OFST 0
2988 #define MC_CMD_SHMUART_IN_FLAG_LEN 4
2989
2990 /* MC_CMD_SHMUART_OUT msgresponse */
2991 #define MC_CMD_SHMUART_OUT_LEN 0
2992
2993
2994 /***********************************/
2995 /* MC_CMD_PORT_RESET
2996  * Generic per-port reset. There is no equivalent for per-board reset. Locks
2997  * required: None; Return code: 0, ETIME. NOTE: This command is deprecated -
2998  * use MC_CMD_ENTITY_RESET instead.
2999  */
3000 #define MC_CMD_PORT_RESET 0x20
3001 #undef  MC_CMD_0x20_PRIVILEGE_CTG
3002
3003 #define MC_CMD_0x20_PRIVILEGE_CTG SRIOV_CTG_GENERAL
3004
3005 /* MC_CMD_PORT_RESET_IN msgrequest */
3006 #define MC_CMD_PORT_RESET_IN_LEN 0
3007
3008 /* MC_CMD_PORT_RESET_OUT msgresponse */
3009 #define MC_CMD_PORT_RESET_OUT_LEN 0
3010
3011
3012 /***********************************/
3013 /* MC_CMD_ENTITY_RESET
3014  * Generic per-resource reset. There is no equivalent for per-board reset.
3015  * Locks required: None; Return code: 0, ETIME. NOTE: This command is an
3016  * extended version of the deprecated MC_CMD_PORT_RESET with added fields.
3017  */
3018 #define MC_CMD_ENTITY_RESET 0x20
3019 /*      MC_CMD_0x20_PRIVILEGE_CTG SRIOV_CTG_GENERAL */
3020
3021 /* MC_CMD_ENTITY_RESET_IN msgrequest */
3022 #define MC_CMD_ENTITY_RESET_IN_LEN 4
3023 /* Optional flags field. Omitting this will perform a "legacy" reset action
3024  * (TBD).
3025  */
3026 #define MC_CMD_ENTITY_RESET_IN_FLAG_OFST 0
3027 #define MC_CMD_ENTITY_RESET_IN_FLAG_LEN 4
3028 #define MC_CMD_ENTITY_RESET_IN_FUNCTION_RESOURCE_RESET_LBN 0
3029 #define MC_CMD_ENTITY_RESET_IN_FUNCTION_RESOURCE_RESET_WIDTH 1
3030
3031 /* MC_CMD_ENTITY_RESET_OUT msgresponse */
3032 #define MC_CMD_ENTITY_RESET_OUT_LEN 0
3033
3034
3035 /***********************************/
3036 /* MC_CMD_PCIE_CREDITS
3037  * Read instantaneous and minimum flow control thresholds.
3038  */
3039 #define MC_CMD_PCIE_CREDITS 0x21
3040
3041 /* MC_CMD_PCIE_CREDITS_IN msgrequest */
3042 #define MC_CMD_PCIE_CREDITS_IN_LEN 8
3043 /* poll period. 0 is disabled */
3044 #define MC_CMD_PCIE_CREDITS_IN_POLL_PERIOD_OFST 0
3045 #define MC_CMD_PCIE_CREDITS_IN_POLL_PERIOD_LEN 4
3046 /* wipe statistics */
3047 #define MC_CMD_PCIE_CREDITS_IN_WIPE_OFST 4
3048 #define MC_CMD_PCIE_CREDITS_IN_WIPE_LEN 4
3049
3050 /* MC_CMD_PCIE_CREDITS_OUT msgresponse */
3051 #define MC_CMD_PCIE_CREDITS_OUT_LEN 16
3052 #define MC_CMD_PCIE_CREDITS_OUT_CURRENT_P_HDR_OFST 0
3053 #define MC_CMD_PCIE_CREDITS_OUT_CURRENT_P_HDR_LEN 2
3054 #define MC_CMD_PCIE_CREDITS_OUT_CURRENT_P_DATA_OFST 2
3055 #define MC_CMD_PCIE_CREDITS_OUT_CURRENT_P_DATA_LEN 2
3056 #define MC_CMD_PCIE_CREDITS_OUT_CURRENT_NP_HDR_OFST 4
3057 #define MC_CMD_PCIE_CREDITS_OUT_CURRENT_NP_HDR_LEN 2
3058 #define MC_CMD_PCIE_CREDITS_OUT_CURRENT_NP_DATA_OFST 6
3059 #define MC_CMD_PCIE_CREDITS_OUT_CURRENT_NP_DATA_LEN 2
3060 #define MC_CMD_PCIE_CREDITS_OUT_MINIMUM_P_HDR_OFST 8
3061 #define MC_CMD_PCIE_CREDITS_OUT_MINIMUM_P_HDR_LEN 2
3062 #define MC_CMD_PCIE_CREDITS_OUT_MINIMUM_P_DATA_OFST 10
3063 #define MC_CMD_PCIE_CREDITS_OUT_MINIMUM_P_DATA_LEN 2
3064 #define MC_CMD_PCIE_CREDITS_OUT_MINIMUM_NP_HDR_OFST 12
3065 #define MC_CMD_PCIE_CREDITS_OUT_MINIMUM_NP_HDR_LEN 2
3066 #define MC_CMD_PCIE_CREDITS_OUT_MINIMUM_NP_DATA_OFST 14
3067 #define MC_CMD_PCIE_CREDITS_OUT_MINIMUM_NP_DATA_LEN 2
3068
3069
3070 /***********************************/
3071 /* MC_CMD_RXD_MONITOR
3072  * Get histogram of RX queue fill level.
3073  */
3074 #define MC_CMD_RXD_MONITOR 0x22
3075
3076 /* MC_CMD_RXD_MONITOR_IN msgrequest */
3077 #define MC_CMD_RXD_MONITOR_IN_LEN 12
3078 #define MC_CMD_RXD_MONITOR_IN_QID_OFST 0
3079 #define MC_CMD_RXD_MONITOR_IN_QID_LEN 4
3080 #define MC_CMD_RXD_MONITOR_IN_POLL_PERIOD_OFST 4
3081 #define MC_CMD_RXD_MONITOR_IN_POLL_PERIOD_LEN 4
3082 #define MC_CMD_RXD_MONITOR_IN_WIPE_OFST 8
3083 #define MC_CMD_RXD_MONITOR_IN_WIPE_LEN 4
3084
3085 /* MC_CMD_RXD_MONITOR_OUT msgresponse */
3086 #define MC_CMD_RXD_MONITOR_OUT_LEN 80
3087 #define MC_CMD_RXD_MONITOR_OUT_QID_OFST 0
3088 #define MC_CMD_RXD_MONITOR_OUT_QID_LEN 4
3089 #define MC_CMD_RXD_MONITOR_OUT_RING_FILL_OFST 4
3090 #define MC_CMD_RXD_MONITOR_OUT_RING_FILL_LEN 4
3091 #define MC_CMD_RXD_MONITOR_OUT_CACHE_FILL_OFST 8
3092 #define MC_CMD_RXD_MONITOR_OUT_CACHE_FILL_LEN 4
3093 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_1_OFST 12
3094 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_1_LEN 4
3095 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_2_OFST 16
3096 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_2_LEN 4
3097 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_4_OFST 20
3098 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_4_LEN 4
3099 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_8_OFST 24
3100 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_8_LEN 4
3101 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_16_OFST 28
3102 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_16_LEN 4
3103 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_32_OFST 32
3104 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_32_LEN 4
3105 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_64_OFST 36
3106 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_64_LEN 4
3107 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_128_OFST 40
3108 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_128_LEN 4
3109 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_256_OFST 44
3110 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_256_LEN 4
3111 #define MC_CMD_RXD_MONITOR_OUT_RING_GE_256_OFST 48
3112 #define MC_CMD_RXD_MONITOR_OUT_RING_GE_256_LEN 4
3113 #define MC_CMD_RXD_MONITOR_OUT_CACHE_LT_1_OFST 52
3114 #define MC_CMD_RXD_MONITOR_OUT_CACHE_LT_1_LEN 4
3115 #define MC_CMD_RXD_MONITOR_OUT_CACHE_LT_2_OFST 56
3116 #define MC_CMD_RXD_MONITOR_OUT_CACHE_LT_2_LEN 4
3117 #define MC_CMD_RXD_MONITOR_OUT_CACHE_LT_4_OFST 60
3118 #define MC_CMD_RXD_MONITOR_OUT_CACHE_LT_4_LEN 4
3119 #define MC_CMD_RXD_MONITOR_OUT_CACHE_LT_8_OFST 64
3120 #define MC_CMD_RXD_MONITOR_OUT_CACHE_LT_8_LEN 4
3121 #define MC_CMD_RXD_MONITOR_OUT_CACHE_LT_16_OFST 68
3122 #define MC_CMD_RXD_MONITOR_OUT_CACHE_LT_16_LEN 4
3123 #define MC_CMD_RXD_MONITOR_OUT_CACHE_LT_32_OFST 72
3124 #define MC_CMD_RXD_MONITOR_OUT_CACHE_LT_32_LEN 4
3125 #define MC_CMD_RXD_MONITOR_OUT_CACHE_GE_32_OFST 76
3126 #define MC_CMD_RXD_MONITOR_OUT_CACHE_GE_32_LEN 4
3127
3128
3129 /***********************************/
3130 /* MC_CMD_PUTS
3131  * Copy the given ASCII string out onto UART and/or out of the network port.
3132  */
3133 #define MC_CMD_PUTS 0x23
3134 #undef  MC_CMD_0x23_PRIVILEGE_CTG
3135
3136 #define MC_CMD_0x23_PRIVILEGE_CTG SRIOV_CTG_INSECURE
3137
3138 /* MC_CMD_PUTS_IN msgrequest */
3139 #define MC_CMD_PUTS_IN_LENMIN 13
3140 #define MC_CMD_PUTS_IN_LENMAX 252
3141 #define MC_CMD_PUTS_IN_LENMAX_MCDI2 1020
3142 #define MC_CMD_PUTS_IN_LEN(num) (12+1*(num))
3143 #define MC_CMD_PUTS_IN_DEST_OFST 0
3144 #define MC_CMD_PUTS_IN_DEST_LEN 4
3145 #define MC_CMD_PUTS_IN_UART_LBN 0
3146 #define MC_CMD_PUTS_IN_UART_WIDTH 1
3147 #define MC_CMD_PUTS_IN_PORT_LBN 1
3148 #define MC_CMD_PUTS_IN_PORT_WIDTH 1
3149 #define MC_CMD_PUTS_IN_DHOST_OFST 4
3150 #define MC_CMD_PUTS_IN_DHOST_LEN 6
3151 #define MC_CMD_PUTS_IN_STRING_OFST 12
3152 #define MC_CMD_PUTS_IN_STRING_LEN 1
3153 #define MC_CMD_PUTS_IN_STRING_MINNUM 1
3154 #define MC_CMD_PUTS_IN_STRING_MAXNUM 240
3155 #define MC_CMD_PUTS_IN_STRING_MAXNUM_MCDI2 1008
3156
3157 /* MC_CMD_PUTS_OUT msgresponse */
3158 #define MC_CMD_PUTS_OUT_LEN 0
3159
3160
3161 /***********************************/
3162 /* MC_CMD_GET_PHY_CFG
3163  * Report PHY configuration. This guarantees to succeed even if the PHY is in a
3164  * 'zombie' state. Locks required: None
3165  */
3166 #define MC_CMD_GET_PHY_CFG 0x24
3167 #undef  MC_CMD_0x24_PRIVILEGE_CTG
3168
3169 #define MC_CMD_0x24_PRIVILEGE_CTG SRIOV_CTG_GENERAL
3170
3171 /* MC_CMD_GET_PHY_CFG_IN msgrequest */
3172 #define MC_CMD_GET_PHY_CFG_IN_LEN 0
3173
3174 /* MC_CMD_GET_PHY_CFG_OUT msgresponse */
3175 #define MC_CMD_GET_PHY_CFG_OUT_LEN 72
3176 /* flags */
3177 #define MC_CMD_GET_PHY_CFG_OUT_FLAGS_OFST 0
3178 #define MC_CMD_GET_PHY_CFG_OUT_FLAGS_LEN 4
3179 #define MC_CMD_GET_PHY_CFG_OUT_PRESENT_LBN 0
3180 #define MC_CMD_GET_PHY_CFG_OUT_PRESENT_WIDTH 1
3181 #define MC_CMD_GET_PHY_CFG_OUT_BIST_CABLE_SHORT_LBN 1
3182 #define MC_CMD_GET_PHY_CFG_OUT_BIST_CABLE_SHORT_WIDTH 1
3183 #define MC_CMD_GET_PHY_CFG_OUT_BIST_CABLE_LONG_LBN 2
3184 #define MC_CMD_GET_PHY_CFG_OUT_BIST_CABLE_LONG_WIDTH 1
3185 #define MC_CMD_GET_PHY_CFG_OUT_LOWPOWER_LBN 3
3186 #define MC_CMD_GET_PHY_CFG_OUT_LOWPOWER_WIDTH 1
3187 #define MC_CMD_GET_PHY_CFG_OUT_POWEROFF_LBN 4
3188 #define MC_CMD_GET_PHY_CFG_OUT_POWEROFF_WIDTH 1
3189 #define MC_CMD_GET_PHY_CFG_OUT_TXDIS_LBN 5
3190 #define MC_CMD_GET_PHY_CFG_OUT_TXDIS_WIDTH 1
3191 #define MC_CMD_GET_PHY_CFG_OUT_BIST_LBN 6
3192 #define MC_CMD_GET_PHY_CFG_OUT_BIST_WIDTH 1
3193 /* ?? */
3194 #define MC_CMD_GET_PHY_CFG_OUT_TYPE_OFST 4
3195 #define MC_CMD_GET_PHY_CFG_OUT_TYPE_LEN 4
3196 /* Bitmask of supported capabilities */
3197 #define MC_CMD_GET_PHY_CFG_OUT_SUPPORTED_CAP_OFST 8
3198 #define MC_CMD_GET_PHY_CFG_OUT_SUPPORTED_CAP_LEN 4
3199 #define MC_CMD_PHY_CAP_10HDX_LBN 1
3200 #define MC_CMD_PHY_CAP_10HDX_WIDTH 1
3201 #define MC_CMD_PHY_CAP_10FDX_LBN 2
3202 #define MC_CMD_PHY_CAP_10FDX_WIDTH 1
3203 #define MC_CMD_PHY_CAP_100HDX_LBN 3
3204 #define MC_CMD_PHY_CAP_100HDX_WIDTH 1
3205 #define MC_CMD_PHY_CAP_100FDX_LBN 4
3206 #define MC_CMD_PHY_CAP_100FDX_WIDTH 1
3207 #define MC_CMD_PHY_CAP_1000HDX_LBN 5
3208 #define MC_CMD_PHY_CAP_1000HDX_WIDTH 1
3209 #define MC_CMD_PHY_CAP_1000FDX_LBN 6
3210 #define MC_CMD_PHY_CAP_1000FDX_WIDTH 1
3211 #define MC_CMD_PHY_CAP_10000FDX_LBN 7
3212 #define MC_CMD_PHY_CAP_10000FDX_WIDTH 1
3213 #define MC_CMD_PHY_CAP_PAUSE_LBN 8
3214 #define MC_CMD_PHY_CAP_PAUSE_WIDTH 1
3215 #define MC_CMD_PHY_CAP_ASYM_LBN 9
3216 #define MC_CMD_PHY_CAP_ASYM_WIDTH 1
3217 #define MC_CMD_PHY_CAP_AN_LBN 10
3218 #define MC_CMD_PHY_CAP_AN_WIDTH 1
3219 #define MC_CMD_PHY_CAP_40000FDX_LBN 11
3220 #define MC_CMD_PHY_CAP_40000FDX_WIDTH 1
3221 #define MC_CMD_PHY_CAP_DDM_LBN 12
3222 #define MC_CMD_PHY_CAP_DDM_WIDTH 1
3223 #define MC_CMD_PHY_CAP_100000FDX_LBN 13
3224 #define MC_CMD_PHY_CAP_100000FDX_WIDTH 1
3225 #define MC_CMD_PHY_CAP_25000FDX_LBN 14
3226 #define MC_CMD_PHY_CAP_25000FDX_WIDTH 1
3227 #define MC_CMD_PHY_CAP_50000FDX_LBN 15
3228 #define MC_CMD_PHY_CAP_50000FDX_WIDTH 1
3229 #define MC_CMD_PHY_CAP_BASER_FEC_LBN 16
3230 #define MC_CMD_PHY_CAP_BASER_FEC_WIDTH 1
3231 #define MC_CMD_PHY_CAP_BASER_FEC_REQUESTED_LBN 17
3232 #define MC_CMD_PHY_CAP_BASER_FEC_REQUESTED_WIDTH 1
3233 #define MC_CMD_PHY_CAP_RS_FEC_LBN 18
3234 #define MC_CMD_PHY_CAP_RS_FEC_WIDTH 1
3235 #define MC_CMD_PHY_CAP_RS_FEC_REQUESTED_LBN 19
3236 #define MC_CMD_PHY_CAP_RS_FEC_REQUESTED_WIDTH 1
3237 #define MC_CMD_PHY_CAP_25G_BASER_FEC_LBN 20
3238 #define MC_CMD_PHY_CAP_25G_BASER_FEC_WIDTH 1
3239 #define MC_CMD_PHY_CAP_25G_BASER_FEC_REQUESTED_LBN 21
3240 #define MC_CMD_PHY_CAP_25G_BASER_FEC_REQUESTED_WIDTH 1
3241 /* ?? */
3242 #define MC_CMD_GET_PHY_CFG_OUT_CHANNEL_OFST 12
3243 #define MC_CMD_GET_PHY_CFG_OUT_CHANNEL_LEN 4
3244 /* ?? */
3245 #define MC_CMD_GET_PHY_CFG_OUT_PRT_OFST 16
3246 #define MC_CMD_GET_PHY_CFG_OUT_PRT_LEN 4
3247 /* ?? */
3248 #define MC_CMD_GET_PHY_CFG_OUT_STATS_MASK_OFST 20
3249 #define MC_CMD_GET_PHY_CFG_OUT_STATS_MASK_LEN 4
3250 /* ?? */
3251 #define MC_CMD_GET_PHY_CFG_OUT_NAME_OFST 24
3252 #define MC_CMD_GET_PHY_CFG_OUT_NAME_LEN 20
3253 /* ?? */
3254 #define MC_CMD_GET_PHY_CFG_OUT_MEDIA_TYPE_OFST 44
3255 #define MC_CMD_GET_PHY_CFG_OUT_MEDIA_TYPE_LEN 4
3256 /* enum: Xaui. */
3257 #define MC_CMD_MEDIA_XAUI 0x1
3258 /* enum: CX4. */
3259 #define MC_CMD_MEDIA_CX4 0x2
3260 /* enum: KX4. */
3261 #define MC_CMD_MEDIA_KX4 0x3
3262 /* enum: XFP Far. */
3263 #define MC_CMD_MEDIA_XFP 0x4
3264 /* enum: SFP+. */
3265 #define MC_CMD_MEDIA_SFP_PLUS 0x5
3266 /* enum: 10GBaseT. */
3267 #define MC_CMD_MEDIA_BASE_T 0x6
3268 /* enum: QSFP+. */
3269 #define MC_CMD_MEDIA_QSFP_PLUS 0x7
3270 #define MC_CMD_GET_PHY_CFG_OUT_MMD_MASK_OFST 48
3271 #define MC_CMD_GET_PHY_CFG_OUT_MMD_MASK_LEN 4
3272 /* enum: Native clause 22 */
3273 #define MC_CMD_MMD_CLAUSE22 0x0
3274 #define MC_CMD_MMD_CLAUSE45_PMAPMD 0x1 /* enum */
3275 #define MC_CMD_MMD_CLAUSE45_WIS 0x2 /* enum */
3276 #define MC_CMD_MMD_CLAUSE45_PCS 0x3 /* enum */
3277 #define MC_CMD_MMD_CLAUSE45_PHYXS 0x4 /* enum */
3278 #define MC_CMD_MMD_CLAUSE45_DTEXS 0x5 /* enum */
3279 #define MC_CMD_MMD_CLAUSE45_TC 0x6 /* enum */
3280 #define MC_CMD_MMD_CLAUSE45_AN 0x7 /* enum */
3281 /* enum: Clause22 proxied over clause45 by PHY. */
3282 #define MC_CMD_MMD_CLAUSE45_C22EXT 0x1d
3283 #define MC_CMD_MMD_CLAUSE45_VEND1 0x1e /* enum */
3284 #define MC_CMD_MMD_CLAUSE45_VEND2 0x1f /* enum */
3285 #define MC_CMD_GET_PHY_CFG_OUT_REVISION_OFST 52
3286 #define MC_CMD_GET_PHY_CFG_OUT_REVISION_LEN 20
3287
3288
3289 /***********************************/
3290 /* MC_CMD_START_BIST
3291  * Start a BIST test on the PHY. Locks required: PHY_LOCK if doing a PHY BIST
3292  * Return code: 0, EINVAL, EACCES (if PHY_LOCK is not held)
3293  */
3294 #define MC_CMD_START_BIST 0x25
3295 #undef  MC_CMD_0x25_PRIVILEGE_CTG
3296
3297 #define MC_CMD_0x25_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
3298
3299 /* MC_CMD_START_BIST_IN msgrequest */
3300 #define MC_CMD_START_BIST_IN_LEN 4
3301 /* Type of test. */
3302 #define MC_CMD_START_BIST_IN_TYPE_OFST 0
3303 #define MC_CMD_START_BIST_IN_TYPE_LEN 4
3304 /* enum: Run the PHY's short cable BIST. */
3305 #define MC_CMD_PHY_BIST_CABLE_SHORT 0x1
3306 /* enum: Run the PHY's long cable BIST. */
3307 #define MC_CMD_PHY_BIST_CABLE_LONG 0x2
3308 /* enum: Run BIST on the currently selected BPX Serdes (XAUI or XFI) . */
3309 #define MC_CMD_BPX_SERDES_BIST 0x3
3310 /* enum: Run the MC loopback tests. */
3311 #define MC_CMD_MC_LOOPBACK_BIST 0x4
3312 /* enum: Run the PHY's standard BIST. */
3313 #define MC_CMD_PHY_BIST 0x5
3314 /* enum: Run MC RAM test. */
3315 #define MC_CMD_MC_MEM_BIST 0x6
3316 /* enum: Run Port RAM test. */
3317 #define MC_CMD_PORT_MEM_BIST 0x7
3318 /* enum: Run register test. */
3319 #define MC_CMD_REG_BIST 0x8
3320
3321 /* MC_CMD_START_BIST_OUT msgresponse */
3322 #define MC_CMD_START_BIST_OUT_LEN 0
3323
3324
3325 /***********************************/
3326 /* MC_CMD_POLL_BIST
3327  * Poll for BIST completion. Returns a single status code, and optionally some
3328  * PHY specific bist output. The driver should only consume the BIST output
3329  * after validating OUTLEN and MC_CMD_GET_PHY_CFG.TYPE. If a driver can't
3330  * successfully parse the BIST output, it should still respect the pass/Fail in
3331  * OUT.RESULT. Locks required: PHY_LOCK if doing a PHY BIST. Return code: 0,
3332  * EACCES (if PHY_LOCK is not held).
3333  */
3334 #define MC_CMD_POLL_BIST 0x26
3335 #undef  MC_CMD_0x26_PRIVILEGE_CTG
3336
3337 #define MC_CMD_0x26_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
3338
3339 /* MC_CMD_POLL_BIST_IN msgrequest */
3340 #define MC_CMD_POLL_BIST_IN_LEN 0
3341
3342 /* MC_CMD_POLL_BIST_OUT msgresponse */
3343 #define MC_CMD_POLL_BIST_OUT_LEN 8
3344 /* result */
3345 #define MC_CMD_POLL_BIST_OUT_RESULT_OFST 0
3346 #define MC_CMD_POLL_BIST_OUT_RESULT_LEN 4
3347 /* enum: Running. */
3348 #define MC_CMD_POLL_BIST_RUNNING 0x1
3349 /* enum: Passed. */
3350 #define MC_CMD_POLL_BIST_PASSED 0x2
3351 /* enum: Failed. */
3352 #define MC_CMD_POLL_BIST_FAILED 0x3
3353 /* enum: Timed-out. */
3354 #define MC_CMD_POLL_BIST_TIMEOUT 0x4
3355 #define MC_CMD_POLL_BIST_OUT_PRIVATE_OFST 4
3356 #define MC_CMD_POLL_BIST_OUT_PRIVATE_LEN 4
3357
3358 /* MC_CMD_POLL_BIST_OUT_SFT9001 msgresponse */
3359 #define MC_CMD_POLL_BIST_OUT_SFT9001_LEN 36
3360 /* result */
3361 /*            MC_CMD_POLL_BIST_OUT_RESULT_OFST 0 */
3362 /*            MC_CMD_POLL_BIST_OUT_RESULT_LEN 4 */
3363 /*            Enum values, see field(s): */
3364 /*               MC_CMD_POLL_BIST_OUT/MC_CMD_POLL_BIST_OUT_RESULT */
3365 #define MC_CMD_POLL_BIST_OUT_SFT9001_CABLE_LENGTH_A_OFST 4
3366 #define MC_CMD_POLL_BIST_OUT_SFT9001_CABLE_LENGTH_A_LEN 4
3367 #define MC_CMD_POLL_BIST_OUT_SFT9001_CABLE_LENGTH_B_OFST 8
3368 #define MC_CMD_POLL_BIST_OUT_SFT9001_CABLE_LENGTH_B_LEN 4
3369 #define MC_CMD_POLL_BIST_OUT_SFT9001_CABLE_LENGTH_C_OFST 12
3370 #define MC_CMD_POLL_BIST_OUT_SFT9001_CABLE_LENGTH_C_LEN 4
3371 #define MC_CMD_POLL_BIST_OUT_SFT9001_CABLE_LENGTH_D_OFST 16
3372 #define MC_CMD_POLL_BIST_OUT_SFT9001_CABLE_LENGTH_D_LEN 4
3373 /* Status of each channel A */
3374 #define MC_CMD_POLL_BIST_OUT_SFT9001_CABLE_STATUS_A_OFST 20
3375 #define MC_CMD_POLL_BIST_OUT_SFT9001_CABLE_STATUS_A_LEN 4
3376 /* enum: Ok. */
3377 #define MC_CMD_POLL_BIST_SFT9001_PAIR_OK 0x1
3378 /* enum: Open. */
3379 #define MC_CMD_POLL_BIST_SFT9001_PAIR_OPEN 0x2
3380 /* enum: Intra-pair short. */
3381 #define MC_CMD_POLL_BIST_SFT9001_INTRA_PAIR_SHORT 0x3
3382 /* enum: Inter-pair short. */
3383 #define MC_CMD_POLL_BIST_SFT9001_INTER_PAIR_SHORT 0x4
3384 /* enum: Busy. */
3385 #define MC_CMD_POLL_BIST_SFT9001_PAIR_BUSY 0x9
3386 /* Status of each channel B */
3387 #define MC_CMD_POLL_BIST_OUT_SFT9001_CABLE_STATUS_B_OFST 24
3388 #define MC_CMD_POLL_BIST_OUT_SFT9001_CABLE_STATUS_B_LEN 4
3389 /*            Enum values, see field(s): */
3390 /*               CABLE_STATUS_A */
3391 /* Status of each channel C */
3392 #define MC_CMD_POLL_BIST_OUT_SFT9001_CABLE_STATUS_C_OFST 28
3393 #define MC_CMD_POLL_BIST_OUT_SFT9001_CABLE_STATUS_C_LEN 4
3394 /*            Enum values, see field(s): */
3395 /*               CABLE_STATUS_A */
3396 /* Status of each channel D */
3397 #define MC_CMD_POLL_BIST_OUT_SFT9001_CABLE_STATUS_D_OFST 32
3398 #define MC_CMD_POLL_BIST_OUT_SFT9001_CABLE_STATUS_D_LEN 4
3399 /*            Enum values, see field(s): */
3400 /*               CABLE_STATUS_A */
3401
3402 /* MC_CMD_POLL_BIST_OUT_MRSFP msgresponse */
3403 #define MC_CMD_POLL_BIST_OUT_MRSFP_LEN 8
3404 /* result */
3405 /*            MC_CMD_POLL_BIST_OUT_RESULT_OFST 0 */
3406 /*            MC_CMD_POLL_BIST_OUT_RESULT_LEN 4 */
3407 /*            Enum values, see field(s): */
3408 /*               MC_CMD_POLL_BIST_OUT/MC_CMD_POLL_BIST_OUT_RESULT */
3409 #define MC_CMD_POLL_BIST_OUT_MRSFP_TEST_OFST 4
3410 #define MC_CMD_POLL_BIST_OUT_MRSFP_TEST_LEN 4
3411 /* enum: Complete. */
3412 #define MC_CMD_POLL_BIST_MRSFP_TEST_COMPLETE 0x0
3413 /* enum: Bus switch off I2C write. */
3414 #define MC_CMD_POLL_BIST_MRSFP_TEST_BUS_SWITCH_OFF_I2C_WRITE 0x1
3415 /* enum: Bus switch off I2C no access IO exp. */
3416 #define MC_CMD_POLL_BIST_MRSFP_TEST_BUS_SWITCH_OFF_I2C_NO_ACCESS_IO_EXP 0x2
3417 /* enum: Bus switch off I2C no access module. */
3418 #define MC_CMD_POLL_BIST_MRSFP_TEST_BUS_SWITCH_OFF_I2C_NO_ACCESS_MODULE 0x3
3419 /* enum: IO exp I2C configure. */
3420 #define MC_CMD_POLL_BIST_MRSFP_TEST_IO_EXP_I2C_CONFIGURE 0x4
3421 /* enum: Bus switch I2C no cross talk. */
3422 #define MC_CMD_POLL_BIST_MRSFP_TEST_BUS_SWITCH_I2C_NO_CROSSTALK 0x5
3423 /* enum: Module presence. */
3424 #define MC_CMD_POLL_BIST_MRSFP_TEST_MODULE_PRESENCE 0x6
3425 /* enum: Module ID I2C access. */
3426 #define MC_CMD_POLL_BIST_MRSFP_TEST_MODULE_ID_I2C_ACCESS 0x7
3427 /* enum: Module ID sane value. */
3428 #define MC_CMD_POLL_BIST_MRSFP_TEST_MODULE_ID_SANE_VALUE 0x8
3429
3430 /* MC_CMD_POLL_BIST_OUT_MEM msgresponse */
3431 #define MC_CMD_POLL_BIST_OUT_MEM_LEN 36
3432 /* result */
3433 /*            MC_CMD_POLL_BIST_OUT_RESULT_OFST 0 */
3434 /*            MC_CMD_POLL_BIST_OUT_RESULT_LEN 4 */
3435 /*            Enum values, see field(s): */
3436 /*               MC_CMD_POLL_BIST_OUT/MC_CMD_POLL_BIST_OUT_RESULT */
3437 #define MC_CMD_POLL_BIST_OUT_MEM_TEST_OFST 4
3438 #define MC_CMD_POLL_BIST_OUT_MEM_TEST_LEN 4
3439 /* enum: Test has completed. */
3440 #define MC_CMD_POLL_BIST_MEM_COMPLETE 0x0
3441 /* enum: RAM test - walk ones. */
3442 #define MC_CMD_POLL_BIST_MEM_MEM_WALK_ONES 0x1
3443 /* enum: RAM test - walk zeros. */
3444 #define MC_CMD_POLL_BIST_MEM_MEM_WALK_ZEROS 0x2
3445 /* enum: RAM test - walking inversions zeros/ones. */
3446 #define MC_CMD_POLL_BIST_MEM_MEM_INV_ZERO_ONE 0x3
3447 /* enum: RAM test - walking inversions checkerboard. */
3448 #define MC_CMD_POLL_BIST_MEM_MEM_INV_CHKBOARD 0x4
3449 /* enum: Register test - set / clear individual bits. */
3450 #define MC_CMD_POLL_BIST_MEM_REG 0x5
3451 /* enum: ECC error detected. */
3452 #define MC_CMD_POLL_BIST_MEM_ECC 0x6
3453 /* Failure address, only valid if result is POLL_BIST_FAILED */
3454 #define MC_CMD_POLL_BIST_OUT_MEM_ADDR_OFST 8
3455 #define MC_CMD_POLL_BIST_OUT_MEM_ADDR_LEN 4
3456 /* Bus or address space to which the failure address corresponds */
3457 #define MC_CMD_POLL_BIST_OUT_MEM_BUS_OFST 12
3458 #define MC_CMD_POLL_BIST_OUT_MEM_BUS_LEN 4
3459 /* enum: MC MIPS bus. */
3460 #define MC_CMD_POLL_BIST_MEM_BUS_MC 0x0
3461 /* enum: CSR IREG bus. */
3462 #define MC_CMD_POLL_BIST_MEM_BUS_CSR 0x1
3463 /* enum: RX0 DPCPU bus. */
3464 #define MC_CMD_POLL_BIST_MEM_BUS_DPCPU_RX 0x2
3465 /* enum: TX0 DPCPU bus. */
3466 #define MC_CMD_POLL_BIST_MEM_BUS_DPCPU_TX0 0x3
3467 /* enum: TX1 DPCPU bus. */
3468 #define MC_CMD_POLL_BIST_MEM_BUS_DPCPU_TX1 0x4
3469 /* enum: RX0 DICPU bus. */
3470 #define MC_CMD_POLL_BIST_MEM_BUS_DICPU_RX 0x5
3471 /* enum: TX DICPU bus. */
3472 #define MC_CMD_POLL_BIST_MEM_BUS_DICPU_TX 0x6
3473 /* enum: RX1 DPCPU bus. */
3474 #define MC_CMD_POLL_BIST_MEM_BUS_DPCPU_RX1 0x7
3475 /* enum: RX1 DICPU bus. */
3476 #define MC_CMD_POLL_BIST_MEM_BUS_DICPU_RX1 0x8
3477 /* Pattern written to RAM / register */
3478 #define MC_CMD_POLL_BIST_OUT_MEM_EXPECT_OFST 16
3479 #define MC_CMD_POLL_BIST_OUT_MEM_EXPECT_LEN 4
3480 /* Actual value read from RAM / register */
3481 #define MC_CMD_POLL_BIST_OUT_MEM_ACTUAL_OFST 20
3482 #define MC_CMD_POLL_BIST_OUT_MEM_ACTUAL_LEN 4
3483 /* ECC error mask */
3484 #define MC_CMD_POLL_BIST_OUT_MEM_ECC_OFST 24
3485 #define MC_CMD_POLL_BIST_OUT_MEM_ECC_LEN 4
3486 /* ECC parity error mask */
3487 #define MC_CMD_POLL_BIST_OUT_MEM_ECC_PARITY_OFST 28
3488 #define MC_CMD_POLL_BIST_OUT_MEM_ECC_PARITY_LEN 4
3489 /* ECC fatal error mask */
3490 #define MC_CMD_POLL_BIST_OUT_MEM_ECC_FATAL_OFST 32
3491 #define MC_CMD_POLL_BIST_OUT_MEM_ECC_FATAL_LEN 4
3492
3493
3494 /***********************************/
3495 /* MC_CMD_FLUSH_RX_QUEUES
3496  * Flush receive queue(s). If SRIOV is enabled (via MC_CMD_SRIOV), then RXQ
3497  * flushes should be initiated via this MCDI operation, rather than via
3498  * directly writing FLUSH_CMD.
3499  *
3500  * The flush is completed (either done/fail) asynchronously (after this command
3501  * returns). The driver must still wait for flush done/failure events as usual.
3502  */
3503 #define MC_CMD_FLUSH_RX_QUEUES 0x27
3504
3505 /* MC_CMD_FLUSH_RX_QUEUES_IN msgrequest */
3506 #define MC_CMD_FLUSH_RX_QUEUES_IN_LENMIN 4
3507 #define MC_CMD_FLUSH_RX_QUEUES_IN_LENMAX 252
3508 #define MC_CMD_FLUSH_RX_QUEUES_IN_LENMAX_MCDI2 1020
3509 #define MC_CMD_FLUSH_RX_QUEUES_IN_LEN(num) (0+4*(num))
3510 #define MC_CMD_FLUSH_RX_QUEUES_IN_QID_OFST_OFST 0
3511 #define MC_CMD_FLUSH_RX_QUEUES_IN_QID_OFST_LEN 4
3512 #define MC_CMD_FLUSH_RX_QUEUES_IN_QID_OFST_MINNUM 1
3513 #define MC_CMD_FLUSH_RX_QUEUES_IN_QID_OFST_MAXNUM 63
3514 #define MC_CMD_FLUSH_RX_QUEUES_IN_QID_OFST_MAXNUM_MCDI2 255
3515
3516 /* MC_CMD_FLUSH_RX_QUEUES_OUT msgresponse */
3517 #define MC_CMD_FLUSH_RX_QUEUES_OUT_LEN 0
3518
3519
3520 /***********************************/
3521 /* MC_CMD_GET_LOOPBACK_MODES
3522  * Returns a bitmask of loopback modes available at each speed.
3523  */
3524 #define MC_CMD_GET_LOOPBACK_MODES 0x28
3525 #undef  MC_CMD_0x28_PRIVILEGE_CTG
3526
3527 #define MC_CMD_0x28_PRIVILEGE_CTG SRIOV_CTG_GENERAL
3528
3529 /* MC_CMD_GET_LOOPBACK_MODES_IN msgrequest */
3530 #define MC_CMD_GET_LOOPBACK_MODES_IN_LEN 0
3531
3532 /* MC_CMD_GET_LOOPBACK_MODES_OUT msgresponse */
3533 #define MC_CMD_GET_LOOPBACK_MODES_OUT_LEN 40
3534 /* Supported loopbacks. */
3535 #define MC_CMD_GET_LOOPBACK_MODES_OUT_100M_OFST 0
3536 #define MC_CMD_GET_LOOPBACK_MODES_OUT_100M_LEN 8
3537 #define MC_CMD_GET_LOOPBACK_MODES_OUT_100M_LO_OFST 0
3538 #define MC_CMD_GET_LOOPBACK_MODES_OUT_100M_HI_OFST 4
3539 /* enum: None. */
3540 #define MC_CMD_LOOPBACK_NONE 0x0
3541 /* enum: Data. */
3542 #define MC_CMD_LOOPBACK_DATA 0x1
3543 /* enum: GMAC. */
3544 #define MC_CMD_LOOPBACK_GMAC 0x2
3545 /* enum: XGMII. */
3546 #define MC_CMD_LOOPBACK_XGMII 0x3
3547 /* enum: XGXS. */
3548 #define MC_CMD_LOOPBACK_XGXS 0x4
3549 /* enum: XAUI. */
3550 #define MC_CMD_LOOPBACK_XAUI 0x5
3551 /* enum: GMII. */
3552 #define MC_CMD_LOOPBACK_GMII 0x6
3553 /* enum: SGMII. */
3554 #define MC_CMD_LOOPBACK_SGMII 0x7
3555 /* enum: XGBR. */
3556 #define MC_CMD_LOOPBACK_XGBR 0x8
3557 /* enum: XFI. */
3558 #define MC_CMD_LOOPBACK_XFI 0x9
3559 /* enum: XAUI Far. */
3560 #define MC_CMD_LOOPBACK_XAUI_FAR 0xa
3561 /* enum: GMII Far. */
3562 #define MC_CMD_LOOPBACK_GMII_FAR 0xb
3563 /* enum: SGMII Far. */
3564 #define MC_CMD_LOOPBACK_SGMII_FAR 0xc
3565 /* enum: XFI Far. */
3566 #define MC_CMD_LOOPBACK_XFI_FAR 0xd
3567 /* enum: GPhy. */
3568 #define MC_CMD_LOOPBACK_GPHY 0xe
3569 /* enum: PhyXS. */
3570 #define MC_CMD_LOOPBACK_PHYXS 0xf
3571 /* enum: PCS. */
3572 #define MC_CMD_LOOPBACK_PCS 0x10
3573 /* enum: PMA-PMD. */
3574 #define MC_CMD_LOOPBACK_PMAPMD 0x11
3575 /* enum: Cross-Port. */
3576 #define MC_CMD_LOOPBACK_XPORT 0x12
3577 /* enum: XGMII-Wireside. */
3578 #define MC_CMD_LOOPBACK_XGMII_WS 0x13
3579 /* enum: XAUI Wireside. */
3580 #define MC_CMD_LOOPBACK_XAUI_WS 0x14
3581 /* enum: XAUI Wireside Far. */
3582 #define MC_CMD_LOOPBACK_XAUI_WS_FAR 0x15
3583 /* enum: XAUI Wireside near. */
3584 #define MC_CMD_LOOPBACK_XAUI_WS_NEAR 0x16
3585 /* enum: GMII Wireside. */
3586 #define MC_CMD_LOOPBACK_GMII_WS 0x17
3587 /* enum: XFI Wireside. */
3588 #define MC_CMD_LOOPBACK_XFI_WS 0x18
3589 /* enum: XFI Wireside Far. */
3590 #define MC_CMD_LOOPBACK_XFI_WS_FAR 0x19
3591 /* enum: PhyXS Wireside. */
3592 #define MC_CMD_LOOPBACK_PHYXS_WS 0x1a
3593 /* enum: PMA lanes MAC-Serdes. */
3594 #define MC_CMD_LOOPBACK_PMA_INT 0x1b
3595 /* enum: KR Serdes Parallel (Encoder). */
3596 #define MC_CMD_LOOPBACK_SD_NEAR 0x1c
3597 /* enum: KR Serdes Serial. */
3598 #define MC_CMD_LOOPBACK_SD_FAR 0x1d
3599 /* enum: PMA lanes MAC-Serdes Wireside. */
3600 #define MC_CMD_LOOPBACK_PMA_INT_WS 0x1e
3601 /* enum: KR Serdes Parallel Wireside (Full PCS). */
3602 #define MC_CMD_LOOPBACK_SD_FEP2_WS 0x1f
3603 /* enum: KR Serdes Parallel Wireside (Sym Aligner to TX). */
3604 #define MC_CMD_LOOPBACK_SD_FEP1_5_WS 0x20
3605 /* enum: KR Serdes Parallel Wireside (Deserializer to Serializer). */
3606 #define MC_CMD_LOOPBACK_SD_FEP_WS 0x21
3607 /* enum: KR Serdes Serial Wireside. */
3608 #define MC_CMD_LOOPBACK_SD_FES_WS 0x22
3609 /* enum: Near side of AOE Siena side port */
3610 #define MC_CMD_LOOPBACK_AOE_INT_NEAR 0x23
3611 /* enum: Medford Wireside datapath loopback */
3612 #define MC_CMD_LOOPBACK_DATA_WS 0x24
3613 /* enum: Force link up without setting up any physical loopback (snapper use
3614  * only)
3615  */
3616 #define MC_CMD_LOOPBACK_FORCE_EXT_LINK 0x25
3617 /* Supported loopbacks. */
3618 #define MC_CMD_GET_LOOPBACK_MODES_OUT_1G_OFST 8
3619 #define MC_CMD_GET_LOOPBACK_MODES_OUT_1G_LEN 8
3620 #define MC_CMD_GET_LOOPBACK_MODES_OUT_1G_LO_OFST 8
3621 #define MC_CMD_GET_LOOPBACK_MODES_OUT_1G_HI_OFST 12
3622 /*            Enum values, see field(s): */
3623 /*               100M */
3624 /* Supported loopbacks. */
3625 #define MC_CMD_GET_LOOPBACK_MODES_OUT_10G_OFST 16
3626 #define MC_CMD_GET_LOOPBACK_MODES_OUT_10G_LEN 8
3627 #define MC_CMD_GET_LOOPBACK_MODES_OUT_10G_LO_OFST 16
3628 #define MC_CMD_GET_LOOPBACK_MODES_OUT_10G_HI_OFST 20
3629 /*            Enum values, see field(s): */
3630 /*               100M */
3631 /* Supported loopbacks. */
3632 #define MC_CMD_GET_LOOPBACK_MODES_OUT_SUGGESTED_OFST 24
3633 #define MC_CMD_GET_LOOPBACK_MODES_OUT_SUGGESTED_LEN 8
3634 #define MC_CMD_GET_LOOPBACK_MODES_OUT_SUGGESTED_LO_OFST 24
3635 #define MC_CMD_GET_LOOPBACK_MODES_OUT_SUGGESTED_HI_OFST 28
3636 /*            Enum values, see field(s): */
3637 /*               100M */
3638 /* Supported loopbacks. */
3639 #define MC_CMD_GET_LOOPBACK_MODES_OUT_40G_OFST 32
3640 #define MC_CMD_GET_LOOPBACK_MODES_OUT_40G_LEN 8
3641 #define MC_CMD_GET_LOOPBACK_MODES_OUT_40G_LO_OFST 32
3642 #define MC_CMD_GET_LOOPBACK_MODES_OUT_40G_HI_OFST 36
3643 /*            Enum values, see field(s): */
3644 /*               100M */
3645
3646 /* MC_CMD_GET_LOOPBACK_MODES_OUT_V2 msgresponse: Supported loopback modes for
3647  * newer NICs with 25G/50G/100G support
3648  */
3649 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_LEN 64
3650 /* Supported loopbacks. */
3651 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_100M_OFST 0
3652 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_100M_LEN 8
3653 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_100M_LO_OFST 0
3654 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_100M_HI_OFST 4
3655 /* enum: None. */
3656 /*               MC_CMD_LOOPBACK_NONE 0x0 */
3657 /* enum: Data. */
3658 /*               MC_CMD_LOOPBACK_DATA 0x1 */
3659 /* enum: GMAC. */
3660 /*               MC_CMD_LOOPBACK_GMAC 0x2 */
3661 /* enum: XGMII. */
3662 /*               MC_CMD_LOOPBACK_XGMII 0x3 */
3663 /* enum: XGXS. */
3664 /*               MC_CMD_LOOPBACK_XGXS 0x4 */
3665 /* enum: XAUI. */
3666 /*               MC_CMD_LOOPBACK_XAUI 0x5 */
3667 /* enum: GMII. */
3668 /*               MC_CMD_LOOPBACK_GMII 0x6 */
3669 /* enum: SGMII. */
3670 /*               MC_CMD_LOOPBACK_SGMII 0x7 */
3671 /* enum: XGBR. */
3672 /*               MC_CMD_LOOPBACK_XGBR 0x8 */
3673 /* enum: XFI. */
3674 /*               MC_CMD_LOOPBACK_XFI 0x9 */
3675 /* enum: XAUI Far. */
3676 /*               MC_CMD_LOOPBACK_XAUI_FAR 0xa */
3677 /* enum: GMII Far. */
3678 /*               MC_CMD_LOOPBACK_GMII_FAR 0xb */
3679 /* enum: SGMII Far. */
3680 /*               MC_CMD_LOOPBACK_SGMII_FAR 0xc */
3681 /* enum: XFI Far. */
3682 /*               MC_CMD_LOOPBACK_XFI_FAR 0xd */
3683 /* enum: GPhy. */
3684 /*               MC_CMD_LOOPBACK_GPHY 0xe */
3685 /* enum: PhyXS. */
3686 /*               MC_CMD_LOOPBACK_PHYXS 0xf */
3687 /* enum: PCS. */
3688 /*               MC_CMD_LOOPBACK_PCS 0x10 */
3689 /* enum: PMA-PMD. */
3690 /*               MC_CMD_LOOPBACK_PMAPMD 0x11 */
3691 /* enum: Cross-Port. */
3692 /*               MC_CMD_LOOPBACK_XPORT 0x12 */
3693 /* enum: XGMII-Wireside. */
3694 /*               MC_CMD_LOOPBACK_XGMII_WS 0x13 */
3695 /* enum: XAUI Wireside. */
3696 /*               MC_CMD_LOOPBACK_XAUI_WS 0x14 */
3697 /* enum: XAUI Wireside Far. */
3698 /*               MC_CMD_LOOPBACK_XAUI_WS_FAR 0x15 */
3699 /* enum: XAUI Wireside near. */
3700 /*               MC_CMD_LOOPBACK_XAUI_WS_NEAR 0x16 */
3701 /* enum: GMII Wireside. */
3702 /*               MC_CMD_LOOPBACK_GMII_WS 0x17 */
3703 /* enum: XFI Wireside. */
3704 /*               MC_CMD_LOOPBACK_XFI_WS 0x18 */
3705 /* enum: XFI Wireside Far. */
3706 /*               MC_CMD_LOOPBACK_XFI_WS_FAR 0x19 */
3707 /* enum: PhyXS Wireside. */
3708 /*               MC_CMD_LOOPBACK_PHYXS_WS 0x1a */
3709 /* enum: PMA lanes MAC-Serdes. */
3710 /*               MC_CMD_LOOPBACK_PMA_INT 0x1b */
3711 /* enum: KR Serdes Parallel (Encoder). */
3712 /*               MC_CMD_LOOPBACK_SD_NEAR 0x1c */
3713 /* enum: KR Serdes Serial. */
3714 /*               MC_CMD_LOOPBACK_SD_FAR 0x1d */
3715 /* enum: PMA lanes MAC-Serdes Wireside. */
3716 /*               MC_CMD_LOOPBACK_PMA_INT_WS 0x1e */
3717 /* enum: KR Serdes Parallel Wireside (Full PCS). */
3718 /*               MC_CMD_LOOPBACK_SD_FEP2_WS 0x1f */
3719 /* enum: KR Serdes Parallel Wireside (Sym Aligner to TX). */
3720 /*               MC_CMD_LOOPBACK_SD_FEP1_5_WS 0x20 */
3721 /* enum: KR Serdes Parallel Wireside (Deserializer to Serializer). */
3722 /*               MC_CMD_LOOPBACK_SD_FEP_WS 0x21 */
3723 /* enum: KR Serdes Serial Wireside. */
3724 /*               MC_CMD_LOOPBACK_SD_FES_WS 0x22 */
3725 /* enum: Near side of AOE Siena side port */
3726 /*               MC_CMD_LOOPBACK_AOE_INT_NEAR 0x23 */
3727 /* enum: Medford Wireside datapath loopback */
3728 /*               MC_CMD_LOOPBACK_DATA_WS 0x24 */
3729 /* enum: Force link up without setting up any physical loopback (snapper use
3730  * only)
3731  */
3732 /*               MC_CMD_LOOPBACK_FORCE_EXT_LINK 0x25 */
3733 /* Supported loopbacks. */
3734 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_1G_OFST 8
3735 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_1G_LEN 8
3736 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_1G_LO_OFST 8
3737 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_1G_HI_OFST 12
3738 /*            Enum values, see field(s): */
3739 /*               100M */
3740 /* Supported loopbacks. */
3741 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_10G_OFST 16
3742 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_10G_LEN 8
3743 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_10G_LO_OFST 16
3744 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_10G_HI_OFST 20
3745 /*            Enum values, see field(s): */
3746 /*               100M */
3747 /* Supported loopbacks. */
3748 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_SUGGESTED_OFST 24
3749 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_SUGGESTED_LEN 8
3750 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_SUGGESTED_LO_OFST 24
3751 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_SUGGESTED_HI_OFST 28
3752 /*            Enum values, see field(s): */
3753 /*               100M */
3754 /* Supported loopbacks. */
3755 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_40G_OFST 32
3756 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_40G_LEN 8
3757 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_40G_LO_OFST 32
3758 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_40G_HI_OFST 36
3759 /*            Enum values, see field(s): */
3760 /*               100M */
3761 /* Supported 25G loopbacks. */
3762 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_25G_OFST 40
3763 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_25G_LEN 8
3764 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_25G_LO_OFST 40
3765 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_25G_HI_OFST 44
3766 /*            Enum values, see field(s): */
3767 /*               100M */
3768 /* Supported 50 loopbacks. */
3769 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_50G_OFST 48
3770 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_50G_LEN 8
3771 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_50G_LO_OFST 48
3772 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_50G_HI_OFST 52
3773 /*            Enum values, see field(s): */
3774 /*               100M */
3775 /* Supported 100G loopbacks. */
3776 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_100G_OFST 56
3777 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_100G_LEN 8
3778 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_100G_LO_OFST 56
3779 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_100G_HI_OFST 60
3780 /*            Enum values, see field(s): */
3781 /*               100M */
3782
3783 /* AN_TYPE structuredef: Auto-negotiation types defined in IEEE802.3 */
3784 #define AN_TYPE_LEN 4
3785 #define AN_TYPE_TYPE_OFST 0
3786 #define AN_TYPE_TYPE_LEN 4
3787 /* enum: None, AN disabled or not supported */
3788 #define MC_CMD_AN_NONE 0x0
3789 /* enum: Clause 28 - BASE-T */
3790 #define MC_CMD_AN_CLAUSE28 0x1
3791 /* enum: Clause 37 - BASE-X */
3792 #define MC_CMD_AN_CLAUSE37 0x2
3793 /* enum: Clause 73 - BASE-R startup protocol for backplane and copper cable
3794  * assemblies. Includes Clause 72/Clause 92 link-training.
3795  */
3796 #define MC_CMD_AN_CLAUSE73 0x3
3797 #define AN_TYPE_TYPE_LBN 0
3798 #define AN_TYPE_TYPE_WIDTH 32
3799
3800 /* FEC_TYPE structuredef: Forward error correction types defined in IEEE802.3
3801  */
3802 #define FEC_TYPE_LEN 4
3803 #define FEC_TYPE_TYPE_OFST 0
3804 #define FEC_TYPE_TYPE_LEN 4
3805 /* enum: No FEC */
3806 #define MC_CMD_FEC_NONE 0x0
3807 /* enum: Clause 74 BASE-R FEC (a.k.a Firecode) */
3808 #define MC_CMD_FEC_BASER 0x1
3809 /* enum: Clause 91/Clause 108 Reed-Solomon FEC */
3810 #define MC_CMD_FEC_RS 0x2
3811 #define FEC_TYPE_TYPE_LBN 0
3812 #define FEC_TYPE_TYPE_WIDTH 32
3813
3814
3815 /***********************************/
3816 /* MC_CMD_GET_LINK
3817  * Read the unified MAC/PHY link state. Locks required: None Return code: 0,
3818  * ETIME.
3819  */
3820 #define MC_CMD_GET_LINK 0x29
3821 #undef  MC_CMD_0x29_PRIVILEGE_CTG
3822
3823 #define MC_CMD_0x29_PRIVILEGE_CTG SRIOV_CTG_GENERAL
3824
3825 /* MC_CMD_GET_LINK_IN msgrequest */
3826 #define MC_CMD_GET_LINK_IN_LEN 0
3827
3828 /* MC_CMD_GET_LINK_OUT msgresponse */
3829 #define MC_CMD_GET_LINK_OUT_LEN 28
3830 /* Near-side advertised capabilities. Refer to
3831  * MC_CMD_GET_PHY_CFG_OUT/SUPPORTED_CAP for bit definitions.
3832  */
3833 #define MC_CMD_GET_LINK_OUT_CAP_OFST 0
3834 #define MC_CMD_GET_LINK_OUT_CAP_LEN 4
3835 /* Link-partner advertised capabilities. Refer to
3836  * MC_CMD_GET_PHY_CFG_OUT/SUPPORTED_CAP for bit definitions.
3837  */
3838 #define MC_CMD_GET_LINK_OUT_LP_CAP_OFST 4
3839 #define MC_CMD_GET_LINK_OUT_LP_CAP_LEN 4
3840 /* Autonegotiated speed in mbit/s. The link may still be down even if this
3841  * reads non-zero.
3842  */
3843 #define MC_CMD_GET_LINK_OUT_LINK_SPEED_OFST 8
3844 #define MC_CMD_GET_LINK_OUT_LINK_SPEED_LEN 4
3845 /* Current loopback setting. */
3846 #define MC_CMD_GET_LINK_OUT_LOOPBACK_MODE_OFST 12
3847 #define MC_CMD_GET_LINK_OUT_LOOPBACK_MODE_LEN 4
3848 /*            Enum values, see field(s): */
3849 /*               MC_CMD_GET_LOOPBACK_MODES/MC_CMD_GET_LOOPBACK_MODES_OUT/100M */
3850 #define MC_CMD_GET_LINK_OUT_FLAGS_OFST 16
3851 #define MC_CMD_GET_LINK_OUT_FLAGS_LEN 4
3852 #define MC_CMD_GET_LINK_OUT_LINK_UP_LBN 0
3853 #define MC_CMD_GET_LINK_OUT_LINK_UP_WIDTH 1
3854 #define MC_CMD_GET_LINK_OUT_FULL_DUPLEX_LBN 1
3855 #define MC_CMD_GET_LINK_OUT_FULL_DUPLEX_WIDTH 1
3856 #define MC_CMD_GET_LINK_OUT_BPX_LINK_LBN 2
3857 #define MC_CMD_GET_LINK_OUT_BPX_LINK_WIDTH 1
3858 #define MC_CMD_GET_LINK_OUT_PHY_LINK_LBN 3
3859 #define MC_CMD_GET_LINK_OUT_PHY_LINK_WIDTH 1
3860 #define MC_CMD_GET_LINK_OUT_LINK_FAULT_RX_LBN 6
3861 #define MC_CMD_GET_LINK_OUT_LINK_FAULT_RX_WIDTH 1
3862 #define MC_CMD_GET_LINK_OUT_LINK_FAULT_TX_LBN 7
3863 #define MC_CMD_GET_LINK_OUT_LINK_FAULT_TX_WIDTH 1
3864 #define MC_CMD_GET_LINK_OUT_MODULE_UP_VALID_LBN 8
3865 #define MC_CMD_GET_LINK_OUT_MODULE_UP_VALID_WIDTH 1
3866 #define MC_CMD_GET_LINK_OUT_MODULE_UP_LBN 9
3867 #define MC_CMD_GET_LINK_OUT_MODULE_UP_WIDTH 1
3868 /* This returns the negotiated flow control value. */
3869 #define MC_CMD_GET_LINK_OUT_FCNTL_OFST 20
3870 #define MC_CMD_GET_LINK_OUT_FCNTL_LEN 4
3871 /*            Enum values, see field(s): */
3872 /*               MC_CMD_SET_MAC/MC_CMD_SET_MAC_IN/FCNTL */
3873 #define MC_CMD_GET_LINK_OUT_MAC_FAULT_OFST 24
3874 #define MC_CMD_GET_LINK_OUT_MAC_FAULT_LEN 4
3875 #define MC_CMD_MAC_FAULT_XGMII_LOCAL_LBN 0
3876 #define MC_CMD_MAC_FAULT_XGMII_LOCAL_WIDTH 1
3877 #define MC_CMD_MAC_FAULT_XGMII_REMOTE_LBN 1
3878 #define MC_CMD_MAC_FAULT_XGMII_REMOTE_WIDTH 1
3879 #define MC_CMD_MAC_FAULT_SGMII_REMOTE_LBN 2
3880 #define MC_CMD_MAC_FAULT_SGMII_REMOTE_WIDTH 1
3881 #define MC_CMD_MAC_FAULT_PENDING_RECONFIG_LBN 3
3882 #define MC_CMD_MAC_FAULT_PENDING_RECONFIG_WIDTH 1
3883
3884 /* MC_CMD_GET_LINK_OUT_V2 msgresponse: Extended link state information */
3885 #define MC_CMD_GET_LINK_OUT_V2_LEN 44
3886 /* Near-side advertised capabilities. Refer to
3887  * MC_CMD_GET_PHY_CFG_OUT/SUPPORTED_CAP for bit definitions.
3888  */
3889 #define MC_CMD_GET_LINK_OUT_V2_CAP_OFST 0
3890 #define MC_CMD_GET_LINK_OUT_V2_CAP_LEN 4
3891 /* Link-partner advertised capabilities. Refer to
3892  * MC_CMD_GET_PHY_CFG_OUT/SUPPORTED_CAP for bit definitions.
3893  */
3894 #define MC_CMD_GET_LINK_OUT_V2_LP_CAP_OFST 4
3895 #define MC_CMD_GET_LINK_OUT_V2_LP_CAP_LEN 4
3896 /* Autonegotiated speed in mbit/s. The link may still be down even if this
3897  * reads non-zero.
3898  */
3899 #define MC_CMD_GET_LINK_OUT_V2_LINK_SPEED_OFST 8
3900 #define MC_CMD_GET_LINK_OUT_V2_LINK_SPEED_LEN 4
3901 /* Current loopback setting. */
3902 #define MC_CMD_GET_LINK_OUT_V2_LOOPBACK_MODE_OFST 12
3903 #define MC_CMD_GET_LINK_OUT_V2_LOOPBACK_MODE_LEN 4
3904 /*            Enum values, see field(s): */
3905 /*               MC_CMD_GET_LOOPBACK_MODES/MC_CMD_GET_LOOPBACK_MODES_OUT/100M */
3906 #define MC_CMD_GET_LINK_OUT_V2_FLAGS_OFST 16
3907 #define MC_CMD_GET_LINK_OUT_V2_FLAGS_LEN 4
3908 #define MC_CMD_GET_LINK_OUT_V2_LINK_UP_LBN 0
3909 #define MC_CMD_GET_LINK_OUT_V2_LINK_UP_WIDTH 1
3910 #define MC_CMD_GET_LINK_OUT_V2_FULL_DUPLEX_LBN 1
3911 #define MC_CMD_GET_LINK_OUT_V2_FULL_DUPLEX_WIDTH 1
3912 #define MC_CMD_GET_LINK_OUT_V2_BPX_LINK_LBN 2
3913 #define MC_CMD_GET_LINK_OUT_V2_BPX_LINK_WIDTH 1
3914 #define MC_CMD_GET_LINK_OUT_V2_PHY_LINK_LBN 3
3915 #define MC_CMD_GET_LINK_OUT_V2_PHY_LINK_WIDTH 1
3916 #define MC_CMD_GET_LINK_OUT_V2_LINK_FAULT_RX_LBN 6
3917 #define MC_CMD_GET_LINK_OUT_V2_LINK_FAULT_RX_WIDTH 1
3918 #define MC_CMD_GET_LINK_OUT_V2_LINK_FAULT_TX_LBN 7
3919 #define MC_CMD_GET_LINK_OUT_V2_LINK_FAULT_TX_WIDTH 1
3920 #define MC_CMD_GET_LINK_OUT_V2_MODULE_UP_VALID_LBN 8
3921 #define MC_CMD_GET_LINK_OUT_V2_MODULE_UP_VALID_WIDTH 1
3922 #define MC_CMD_GET_LINK_OUT_V2_MODULE_UP_LBN 9
3923 #define MC_CMD_GET_LINK_OUT_V2_MODULE_UP_WIDTH 1
3924 /* This returns the negotiated flow control value. */
3925 #define MC_CMD_GET_LINK_OUT_V2_FCNTL_OFST 20
3926 #define MC_CMD_GET_LINK_OUT_V2_FCNTL_LEN 4
3927 /*            Enum values, see field(s): */
3928 /*               MC_CMD_SET_MAC/MC_CMD_SET_MAC_IN/FCNTL */
3929 #define MC_CMD_GET_LINK_OUT_V2_MAC_FAULT_OFST 24
3930 #define MC_CMD_GET_LINK_OUT_V2_MAC_FAULT_LEN 4
3931 /*             MC_CMD_MAC_FAULT_XGMII_LOCAL_LBN 0 */
3932 /*             MC_CMD_MAC_FAULT_XGMII_LOCAL_WIDTH 1 */
3933 /*             MC_CMD_MAC_FAULT_XGMII_REMOTE_LBN 1 */
3934 /*             MC_CMD_MAC_FAULT_XGMII_REMOTE_WIDTH 1 */
3935 /*             MC_CMD_MAC_FAULT_SGMII_REMOTE_LBN 2 */
3936 /*             MC_CMD_MAC_FAULT_SGMII_REMOTE_WIDTH 1 */
3937 /*             MC_CMD_MAC_FAULT_PENDING_RECONFIG_LBN 3 */
3938 /*             MC_CMD_MAC_FAULT_PENDING_RECONFIG_WIDTH 1 */
3939 /* True local device capabilities (taking into account currently used PMD/MDI,
3940  * e.g. plugged-in module). In general, subset of
3941  * MC_CMD_GET_PHY_CFG_OUT/SUPPORTED_CAP, but may include extra _FEC_REQUEST
3942  * bits, if the PMD requires FEC. 0 if unknown (e.g. module unplugged). Equal
3943  * to SUPPORTED_CAP for non-pluggable PMDs. Refer to
3944  * MC_CMD_GET_PHY_CFG_OUT/SUPPORTED_CAP for bit definitions.
3945  */
3946 #define MC_CMD_GET_LINK_OUT_V2_LD_CAP_OFST 28
3947 #define MC_CMD_GET_LINK_OUT_V2_LD_CAP_LEN 4
3948 /* Auto-negotiation type used on the link */
3949 #define MC_CMD_GET_LINK_OUT_V2_AN_TYPE_OFST 32
3950 #define MC_CMD_GET_LINK_OUT_V2_AN_TYPE_LEN 4
3951 /*            Enum values, see field(s): */
3952 /*               AN_TYPE/TYPE */
3953 /* Forward error correction used on the link */
3954 #define MC_CMD_GET_LINK_OUT_V2_FEC_TYPE_OFST 36
3955 #define MC_CMD_GET_LINK_OUT_V2_FEC_TYPE_LEN 4
3956 /*            Enum values, see field(s): */
3957 /*               FEC_TYPE/TYPE */
3958 #define MC_CMD_GET_LINK_OUT_V2_EXT_FLAGS_OFST 40
3959 #define MC_CMD_GET_LINK_OUT_V2_EXT_FLAGS_LEN 4
3960 #define MC_CMD_GET_LINK_OUT_V2_PMD_MDI_CONNECTED_LBN 0
3961 #define MC_CMD_GET_LINK_OUT_V2_PMD_MDI_CONNECTED_WIDTH 1
3962 #define MC_CMD_GET_LINK_OUT_V2_PMD_READY_LBN 1
3963 #define MC_CMD_GET_LINK_OUT_V2_PMD_READY_WIDTH 1
3964 #define MC_CMD_GET_LINK_OUT_V2_PMD_LINK_UP_LBN 2
3965 #define MC_CMD_GET_LINK_OUT_V2_PMD_LINK_UP_WIDTH 1
3966 #define MC_CMD_GET_LINK_OUT_V2_PMA_LINK_UP_LBN 3
3967 #define MC_CMD_GET_LINK_OUT_V2_PMA_LINK_UP_WIDTH 1
3968 #define MC_CMD_GET_LINK_OUT_V2_PCS_LOCK_LBN 4
3969 #define MC_CMD_GET_LINK_OUT_V2_PCS_LOCK_WIDTH 1
3970 #define MC_CMD_GET_LINK_OUT_V2_ALIGN_LOCK_LBN 5
3971 #define MC_CMD_GET_LINK_OUT_V2_ALIGN_LOCK_WIDTH 1
3972 #define MC_CMD_GET_LINK_OUT_V2_HI_BER_LBN 6
3973 #define MC_CMD_GET_LINK_OUT_V2_HI_BER_WIDTH 1
3974 #define MC_CMD_GET_LINK_OUT_V2_FEC_LOCK_LBN 7
3975 #define MC_CMD_GET_LINK_OUT_V2_FEC_LOCK_WIDTH 1
3976 #define MC_CMD_GET_LINK_OUT_V2_AN_DONE_LBN 8
3977 #define MC_CMD_GET_LINK_OUT_V2_AN_DONE_WIDTH 1
3978
3979
3980 /***********************************/
3981 /* MC_CMD_SET_LINK
3982  * Write the unified MAC/PHY link configuration. Locks required: None. Return
3983  * code: 0, EINVAL, ETIME, EAGAIN
3984  */
3985 #define MC_CMD_SET_LINK 0x2a
3986 #undef  MC_CMD_0x2a_PRIVILEGE_CTG
3987
3988 #define MC_CMD_0x2a_PRIVILEGE_CTG SRIOV_CTG_LINK
3989
3990 /* MC_CMD_SET_LINK_IN msgrequest */
3991 #define MC_CMD_SET_LINK_IN_LEN 16
3992 /* Near-side advertised capabilities. Refer to
3993  * MC_CMD_GET_PHY_CFG_OUT/SUPPORTED_CAP for bit definitions.
3994  */
3995 #define MC_CMD_SET_LINK_IN_CAP_OFST 0
3996 #define MC_CMD_SET_LINK_IN_CAP_LEN 4
3997 /* Flags */
3998 #define MC_CMD_SET_LINK_IN_FLAGS_OFST 4
3999 #define MC_CMD_SET_LINK_IN_FLAGS_LEN 4
4000 #define MC_CMD_SET_LINK_IN_LOWPOWER_LBN 0
4001 #define MC_CMD_SET_LINK_IN_LOWPOWER_WIDTH 1
4002 #define MC_CMD_SET_LINK_IN_POWEROFF_LBN 1
4003 #define MC_CMD_SET_LINK_IN_POWEROFF_WIDTH 1
4004 #define MC_CMD_SET_LINK_IN_TXDIS_LBN 2
4005 #define MC_CMD_SET_LINK_IN_TXDIS_WIDTH 1
4006 /* Loopback mode. */
4007 #define MC_CMD_SET_LINK_IN_LOOPBACK_MODE_OFST 8
4008 #define MC_CMD_SET_LINK_IN_LOOPBACK_MODE_LEN 4
4009 /*            Enum values, see field(s): */
4010 /*               MC_CMD_GET_LOOPBACK_MODES/MC_CMD_GET_LOOPBACK_MODES_OUT/100M */
4011 /* A loopback speed of "0" is supported, and means (choose any available
4012  * speed).
4013  */
4014 #define MC_CMD_SET_LINK_IN_LOOPBACK_SPEED_OFST 12
4015 #define MC_CMD_SET_LINK_IN_LOOPBACK_SPEED_LEN 4
4016
4017 /* MC_CMD_SET_LINK_IN_V2 msgrequest: Updated SET_LINK to include sequence
4018  * number to ensure this SET_LINK command corresponds to the latest
4019  * MODULECHANGE event.
4020  */
4021 #define MC_CMD_SET_LINK_IN_V2_LEN 17
4022 /* Near-side advertised capabilities. Refer to
4023  * MC_CMD_GET_PHY_CFG_OUT/SUPPORTED_CAP for bit definitions.
4024  */
4025 #define MC_CMD_SET_LINK_IN_V2_CAP_OFST 0
4026 #define MC_CMD_SET_LINK_IN_V2_CAP_LEN 4
4027 /* Flags */
4028 #define MC_CMD_SET_LINK_IN_V2_FLAGS_OFST 4
4029 #define MC_CMD_SET_LINK_IN_V2_FLAGS_LEN 4
4030 #define MC_CMD_SET_LINK_IN_V2_LOWPOWER_LBN 0
4031 #define MC_CMD_SET_LINK_IN_V2_LOWPOWER_WIDTH 1
4032 #define MC_CMD_SET_LINK_IN_V2_POWEROFF_LBN 1
4033 #define MC_CMD_SET_LINK_IN_V2_POWEROFF_WIDTH 1
4034 #define MC_CMD_SET_LINK_IN_V2_TXDIS_LBN 2
4035 #define MC_CMD_SET_LINK_IN_V2_TXDIS_WIDTH 1
4036 /* Loopback mode. */
4037 #define MC_CMD_SET_LINK_IN_V2_LOOPBACK_MODE_OFST 8
4038 #define MC_CMD_SET_LINK_IN_V2_LOOPBACK_MODE_LEN 4
4039 /*            Enum values, see field(s): */
4040 /*               MC_CMD_GET_LOOPBACK_MODES/MC_CMD_GET_LOOPBACK_MODES_OUT/100M */
4041 /* A loopback speed of "0" is supported, and means (choose any available
4042  * speed).
4043  */
4044 #define MC_CMD_SET_LINK_IN_V2_LOOPBACK_SPEED_OFST 12
4045 #define MC_CMD_SET_LINK_IN_V2_LOOPBACK_SPEED_LEN 4
4046 #define MC_CMD_SET_LINK_IN_V2_MODULE_SEQ_OFST 16
4047 #define MC_CMD_SET_LINK_IN_V2_MODULE_SEQ_LEN 1
4048 #define MC_CMD_SET_LINK_IN_V2_MODULE_SEQ_NUMBER_LBN 0
4049 #define MC_CMD_SET_LINK_IN_V2_MODULE_SEQ_NUMBER_WIDTH 7
4050 #define MC_CMD_SET_LINK_IN_V2_MODULE_SEQ_IGNORE_LBN 7
4051 #define MC_CMD_SET_LINK_IN_V2_MODULE_SEQ_IGNORE_WIDTH 1
4052
4053 /* MC_CMD_SET_LINK_OUT msgresponse */
4054 #define MC_CMD_SET_LINK_OUT_LEN 0
4055
4056
4057 /***********************************/
4058 /* MC_CMD_SET_ID_LED
4059  * Set identification LED state. Locks required: None. Return code: 0, EINVAL
4060  */
4061 #define MC_CMD_SET_ID_LED 0x2b
4062 #undef  MC_CMD_0x2b_PRIVILEGE_CTG
4063
4064 #define MC_CMD_0x2b_PRIVILEGE_CTG SRIOV_CTG_LINK
4065
4066 /* MC_CMD_SET_ID_LED_IN msgrequest */
4067 #define MC_CMD_SET_ID_LED_IN_LEN 4
4068 /* Set LED state. */
4069 #define MC_CMD_SET_ID_LED_IN_STATE_OFST 0
4070 #define MC_CMD_SET_ID_LED_IN_STATE_LEN 4
4071 #define MC_CMD_LED_OFF 0x0 /* enum */
4072 #define MC_CMD_LED_ON 0x1 /* enum */
4073 #define MC_CMD_LED_DEFAULT 0x2 /* enum */
4074
4075 /* MC_CMD_SET_ID_LED_OUT msgresponse */
4076 #define MC_CMD_SET_ID_LED_OUT_LEN 0
4077
4078
4079 /***********************************/
4080 /* MC_CMD_SET_MAC
4081  * Set MAC configuration. Locks required: None. Return code: 0, EINVAL
4082  */
4083 #define MC_CMD_SET_MAC 0x2c
4084 #undef  MC_CMD_0x2c_PRIVILEGE_CTG
4085
4086 #define MC_CMD_0x2c_PRIVILEGE_CTG SRIOV_CTG_GENERAL
4087
4088 /* MC_CMD_SET_MAC_IN msgrequest */
4089 #define MC_CMD_SET_MAC_IN_LEN 28
4090 /* The MTU is the MTU programmed directly into the XMAC/GMAC (inclusive of
4091  * EtherII, VLAN, bug16011 padding).
4092  */
4093 #define MC_CMD_SET_MAC_IN_MTU_OFST 0
4094 #define MC_CMD_SET_MAC_IN_MTU_LEN 4
4095 #define MC_CMD_SET_MAC_IN_DRAIN_OFST 4
4096 #define MC_CMD_SET_MAC_IN_DRAIN_LEN 4
4097 #define MC_CMD_SET_MAC_IN_ADDR_OFST 8
4098 #define MC_CMD_SET_MAC_IN_ADDR_LEN 8
4099 #define MC_CMD_SET_MAC_IN_ADDR_LO_OFST 8
4100 #define MC_CMD_SET_MAC_IN_ADDR_HI_OFST 12
4101 #define MC_CMD_SET_MAC_IN_REJECT_OFST 16
4102 #define MC_CMD_SET_MAC_IN_REJECT_LEN 4
4103 #define MC_CMD_SET_MAC_IN_REJECT_UNCST_LBN 0
4104 #define MC_CMD_SET_MAC_IN_REJECT_UNCST_WIDTH 1
4105 #define MC_CMD_SET_MAC_IN_REJECT_BRDCST_LBN 1
4106 #define MC_CMD_SET_MAC_IN_REJECT_BRDCST_WIDTH 1
4107 #define MC_CMD_SET_MAC_IN_FCNTL_OFST 20
4108 #define MC_CMD_SET_MAC_IN_FCNTL_LEN 4
4109 /* enum: Flow control is off. */
4110 #define MC_CMD_FCNTL_OFF 0x0
4111 /* enum: Respond to flow control. */
4112 #define MC_CMD_FCNTL_RESPOND 0x1
4113 /* enum: Respond to and Issue flow control. */
4114 #define MC_CMD_FCNTL_BIDIR 0x2
4115 /* enum: Auto neg flow control. */
4116 #define MC_CMD_FCNTL_AUTO 0x3
4117 /* enum: Priority flow control (eftest builds only). */
4118 #define MC_CMD_FCNTL_QBB 0x4
4119 /* enum: Issue flow control. */
4120 #define MC_CMD_FCNTL_GENERATE 0x5
4121 #define MC_CMD_SET_MAC_IN_FLAGS_OFST 24
4122 #define MC_CMD_SET_MAC_IN_FLAGS_LEN 4
4123 #define MC_CMD_SET_MAC_IN_FLAG_INCLUDE_FCS_LBN 0
4124 #define MC_CMD_SET_MAC_IN_FLAG_INCLUDE_FCS_WIDTH 1
4125
4126 /* MC_CMD_SET_MAC_EXT_IN msgrequest */
4127 #define MC_CMD_SET_MAC_EXT_IN_LEN 32
4128 /* The MTU is the MTU programmed directly into the XMAC/GMAC (inclusive of
4129  * EtherII, VLAN, bug16011 padding).
4130  */
4131 #define MC_CMD_SET_MAC_EXT_IN_MTU_OFST 0
4132 #define MC_CMD_SET_MAC_EXT_IN_MTU_LEN 4
4133 #define MC_CMD_SET_MAC_EXT_IN_DRAIN_OFST 4
4134 #define MC_CMD_SET_MAC_EXT_IN_DRAIN_LEN 4
4135 #define MC_CMD_SET_MAC_EXT_IN_ADDR_OFST 8
4136 #define MC_CMD_SET_MAC_EXT_IN_ADDR_LEN 8
4137 #define MC_CMD_SET_MAC_EXT_IN_ADDR_LO_OFST 8
4138 #define MC_CMD_SET_MAC_EXT_IN_ADDR_HI_OFST 12
4139 #define MC_CMD_SET_MAC_EXT_IN_REJECT_OFST 16
4140 #define MC_CMD_SET_MAC_EXT_IN_REJECT_LEN 4
4141 #define MC_CMD_SET_MAC_EXT_IN_REJECT_UNCST_LBN 0
4142 #define MC_CMD_SET_MAC_EXT_IN_REJECT_UNCST_WIDTH 1
4143 #define MC_CMD_SET_MAC_EXT_IN_REJECT_BRDCST_LBN 1
4144 #define MC_CMD_SET_MAC_EXT_IN_REJECT_BRDCST_WIDTH 1
4145 #define MC_CMD_SET_MAC_EXT_IN_FCNTL_OFST 20
4146 #define MC_CMD_SET_MAC_EXT_IN_FCNTL_LEN 4
4147 /* enum: Flow control is off. */
4148 /*               MC_CMD_FCNTL_OFF 0x0 */
4149 /* enum: Respond to flow control. */
4150 /*               MC_CMD_FCNTL_RESPOND 0x1 */
4151 /* enum: Respond to and Issue flow control. */
4152 /*               MC_CMD_FCNTL_BIDIR 0x2 */
4153 /* enum: Auto neg flow control. */
4154 /*               MC_CMD_FCNTL_AUTO 0x3 */
4155 /* enum: Priority flow control (eftest builds only). */
4156 /*               MC_CMD_FCNTL_QBB 0x4 */
4157 /* enum: Issue flow control. */
4158 /*               MC_CMD_FCNTL_GENERATE 0x5 */
4159 #define MC_CMD_SET_MAC_EXT_IN_FLAGS_OFST 24
4160 #define MC_CMD_SET_MAC_EXT_IN_FLAGS_LEN 4
4161 #define MC_CMD_SET_MAC_EXT_IN_FLAG_INCLUDE_FCS_LBN 0
4162 #define MC_CMD_SET_MAC_EXT_IN_FLAG_INCLUDE_FCS_WIDTH 1
4163 /* Select which parameters to configure. A parameter will only be modified if
4164  * the corresponding control flag is set. If SET_MAC_ENHANCED is not set in
4165  * capabilities then this field is ignored (and all flags are assumed to be
4166  * set).
4167  */
4168 #define MC_CMD_SET_MAC_EXT_IN_CONTROL_OFST 28
4169 #define MC_CMD_SET_MAC_EXT_IN_CONTROL_LEN 4
4170 #define MC_CMD_SET_MAC_EXT_IN_CFG_MTU_LBN 0
4171 #define MC_CMD_SET_MAC_EXT_IN_CFG_MTU_WIDTH 1
4172 #define MC_CMD_SET_MAC_EXT_IN_CFG_DRAIN_LBN 1
4173 #define MC_CMD_SET_MAC_EXT_IN_CFG_DRAIN_WIDTH 1
4174 #define MC_CMD_SET_MAC_EXT_IN_CFG_REJECT_LBN 2
4175 #define MC_CMD_SET_MAC_EXT_IN_CFG_REJECT_WIDTH 1
4176 #define MC_CMD_SET_MAC_EXT_IN_CFG_FCNTL_LBN 3
4177 #define MC_CMD_SET_MAC_EXT_IN_CFG_FCNTL_WIDTH 1
4178 #define MC_CMD_SET_MAC_EXT_IN_CFG_FCS_LBN 4
4179 #define MC_CMD_SET_MAC_EXT_IN_CFG_FCS_WIDTH 1
4180
4181 /* MC_CMD_SET_MAC_OUT msgresponse */
4182 #define MC_CMD_SET_MAC_OUT_LEN 0
4183
4184 /* MC_CMD_SET_MAC_V2_OUT msgresponse */
4185 #define MC_CMD_SET_MAC_V2_OUT_LEN 4
4186 /* MTU as configured after processing the request. See comment at
4187  * MC_CMD_SET_MAC_IN/MTU. To query MTU without doing any changes, set CONTROL
4188  * to 0.
4189  */
4190 #define MC_CMD_SET_MAC_V2_OUT_MTU_OFST 0
4191 #define MC_CMD_SET_MAC_V2_OUT_MTU_LEN 4
4192
4193
4194 /***********************************/
4195 /* MC_CMD_PHY_STATS
4196  * Get generic PHY statistics. This call returns the statistics for a generic
4197  * PHY in a sparse array (indexed by the enumerate). Each value is represented
4198  * by a 32bit number. If the DMA_ADDR is 0, then no DMA is performed, and the
4199  * statistics may be read from the message response. If DMA_ADDR != 0, then the
4200  * statistics are dmad to that (page-aligned location). Locks required: None.
4201  * Returns: 0, ETIME
4202  */
4203 #define MC_CMD_PHY_STATS 0x2d
4204 #undef  MC_CMD_0x2d_PRIVILEGE_CTG
4205
4206 #define MC_CMD_0x2d_PRIVILEGE_CTG SRIOV_CTG_LINK
4207
4208 /* MC_CMD_PHY_STATS_IN msgrequest */
4209 #define MC_CMD_PHY_STATS_IN_LEN 8
4210 /* ??? */
4211 #define MC_CMD_PHY_STATS_IN_DMA_ADDR_OFST 0
4212 #define MC_CMD_PHY_STATS_IN_DMA_ADDR_LEN 8
4213 #define MC_CMD_PHY_STATS_IN_DMA_ADDR_LO_OFST 0
4214 #define MC_CMD_PHY_STATS_IN_DMA_ADDR_HI_OFST 4
4215
4216 /* MC_CMD_PHY_STATS_OUT_DMA msgresponse */
4217 #define MC_CMD_PHY_STATS_OUT_DMA_LEN 0
4218
4219 /* MC_CMD_PHY_STATS_OUT_NO_DMA msgresponse */
4220 #define MC_CMD_PHY_STATS_OUT_NO_DMA_LEN (((MC_CMD_PHY_NSTATS*32))>>3)
4221 #define MC_CMD_PHY_STATS_OUT_NO_DMA_STATISTICS_OFST 0
4222 #define MC_CMD_PHY_STATS_OUT_NO_DMA_STATISTICS_LEN 4
4223 #define MC_CMD_PHY_STATS_OUT_NO_DMA_STATISTICS_NUM MC_CMD_PHY_NSTATS
4224 /* enum: OUI. */
4225 #define MC_CMD_OUI 0x0
4226 /* enum: PMA-PMD Link Up. */
4227 #define MC_CMD_PMA_PMD_LINK_UP 0x1
4228 /* enum: PMA-PMD RX Fault. */
4229 #define MC_CMD_PMA_PMD_RX_FAULT 0x2
4230 /* enum: PMA-PMD TX Fault. */
4231 #define MC_CMD_PMA_PMD_TX_FAULT 0x3
4232 /* enum: PMA-PMD Signal */
4233 #define MC_CMD_PMA_PMD_SIGNAL 0x4
4234 /* enum: PMA-PMD SNR A. */
4235 #define MC_CMD_PMA_PMD_SNR_A 0x5
4236 /* enum: PMA-PMD SNR B. */
4237 #define MC_CMD_PMA_PMD_SNR_B 0x6
4238 /* enum: PMA-PMD SNR C. */
4239 #define MC_CMD_PMA_PMD_SNR_C 0x7
4240 /* enum: PMA-PMD SNR D. */
4241 #define MC_CMD_PMA_PMD_SNR_D 0x8
4242 /* enum: PCS Link Up. */
4243 #define MC_CMD_PCS_LINK_UP 0x9
4244 /* enum: PCS RX Fault. */
4245 #define MC_CMD_PCS_RX_FAULT 0xa
4246 /* enum: PCS TX Fault. */
4247 #define MC_CMD_PCS_TX_FAULT 0xb
4248 /* enum: PCS BER. */
4249 #define MC_CMD_PCS_BER 0xc
4250 /* enum: PCS Block Errors. */
4251 #define MC_CMD_PCS_BLOCK_ERRORS 0xd
4252 /* enum: PhyXS Link Up. */
4253 #define MC_CMD_PHYXS_LINK_UP 0xe
4254 /* enum: PhyXS RX Fault. */
4255 #define MC_CMD_PHYXS_RX_FAULT 0xf
4256 /* enum: PhyXS TX Fault. */
4257 #define MC_CMD_PHYXS_TX_FAULT 0x10
4258 /* enum: PhyXS Align. */
4259 #define MC_CMD_PHYXS_ALIGN 0x11
4260 /* enum: PhyXS Sync. */
4261 #define MC_CMD_PHYXS_SYNC 0x12
4262 /* enum: AN link-up. */
4263 #define MC_CMD_AN_LINK_UP 0x13
4264 /* enum: AN Complete. */
4265 #define MC_CMD_AN_COMPLETE 0x14
4266 /* enum: AN 10GBaseT Status. */
4267 #define MC_CMD_AN_10GBT_STATUS 0x15
4268 /* enum: Clause 22 Link-Up. */
4269 #define MC_CMD_CL22_LINK_UP 0x16
4270 /* enum: (Last entry) */
4271 #define MC_CMD_PHY_NSTATS 0x17
4272
4273
4274 /***********************************/
4275 /* MC_CMD_MAC_STATS
4276  * Get generic MAC statistics. This call returns unified statistics maintained
4277  * by the MC as it switches between the GMAC and XMAC. The MC will write out
4278  * all supported stats. The driver should zero initialise the buffer to
4279  * guarantee consistent results. If the DMA_ADDR is 0, then no DMA is
4280  * performed, and the statistics may be read from the message response. If
4281  * DMA_ADDR != 0, then the statistics are dmad to that (page-aligned location).
4282  * Locks required: None. The PERIODIC_CLEAR option is not used and now has no
4283  * effect. Returns: 0, ETIME
4284  */
4285 #define MC_CMD_MAC_STATS 0x2e
4286 #undef  MC_CMD_0x2e_PRIVILEGE_CTG
4287
4288 #define MC_CMD_0x2e_PRIVILEGE_CTG SRIOV_CTG_GENERAL
4289
4290 /* MC_CMD_MAC_STATS_IN msgrequest */
4291 #define MC_CMD_MAC_STATS_IN_LEN 20
4292 /* ??? */
4293 #define MC_CMD_MAC_STATS_IN_DMA_ADDR_OFST 0
4294 #define MC_CMD_MAC_STATS_IN_DMA_ADDR_LEN 8
4295 #define MC_CMD_MAC_STATS_IN_DMA_ADDR_LO_OFST 0
4296 #define MC_CMD_MAC_STATS_IN_DMA_ADDR_HI_OFST 4
4297 #define MC_CMD_MAC_STATS_IN_CMD_OFST 8
4298 #define MC_CMD_MAC_STATS_IN_CMD_LEN 4
4299 #define MC_CMD_MAC_STATS_IN_DMA_LBN 0
4300 #define MC_CMD_MAC_STATS_IN_DMA_WIDTH 1
4301 #define MC_CMD_MAC_STATS_IN_CLEAR_LBN 1
4302 #define MC_CMD_MAC_STATS_IN_CLEAR_WIDTH 1
4303 #define MC_CMD_MAC_STATS_IN_PERIODIC_CHANGE_LBN 2
4304 #define MC_CMD_MAC_STATS_IN_PERIODIC_CHANGE_WIDTH 1
4305 #define MC_CMD_MAC_STATS_IN_PERIODIC_ENABLE_LBN 3
4306 #define MC_CMD_MAC_STATS_IN_PERIODIC_ENABLE_WIDTH 1
4307 #define MC_CMD_MAC_STATS_IN_PERIODIC_CLEAR_LBN 4
4308 #define MC_CMD_MAC_STATS_IN_PERIODIC_CLEAR_WIDTH 1
4309 #define MC_CMD_MAC_STATS_IN_PERIODIC_NOEVENT_LBN 5
4310 #define MC_CMD_MAC_STATS_IN_PERIODIC_NOEVENT_WIDTH 1
4311 #define MC_CMD_MAC_STATS_IN_PERIOD_MS_LBN 16
4312 #define MC_CMD_MAC_STATS_IN_PERIOD_MS_WIDTH 16
4313 /* DMA length. Should be set to MAC_STATS_NUM_STATS * sizeof(uint64_t), as
4314  * returned by MC_CMD_GET_CAPABILITIES_V4_OUT. For legacy firmware not
4315  * supporting MC_CMD_GET_CAPABILITIES_V4_OUT, DMA_LEN should be set to
4316  * MC_CMD_MAC_NSTATS * sizeof(uint64_t)
4317  */
4318 #define MC_CMD_MAC_STATS_IN_DMA_LEN_OFST 12
4319 #define MC_CMD_MAC_STATS_IN_DMA_LEN_LEN 4
4320 /* port id so vadapter stats can be provided */
4321 #define MC_CMD_MAC_STATS_IN_PORT_ID_OFST 16
4322 #define MC_CMD_MAC_STATS_IN_PORT_ID_LEN 4
4323
4324 /* MC_CMD_MAC_STATS_OUT_DMA msgresponse */
4325 #define MC_CMD_MAC_STATS_OUT_DMA_LEN 0
4326
4327 /* MC_CMD_MAC_STATS_OUT_NO_DMA msgresponse */
4328 #define MC_CMD_MAC_STATS_OUT_NO_DMA_LEN (((MC_CMD_MAC_NSTATS*64))>>3)
4329 #define MC_CMD_MAC_STATS_OUT_NO_DMA_STATISTICS_OFST 0
4330 #define MC_CMD_MAC_STATS_OUT_NO_DMA_STATISTICS_LEN 8
4331 #define MC_CMD_MAC_STATS_OUT_NO_DMA_STATISTICS_LO_OFST 0
4332 #define MC_CMD_MAC_STATS_OUT_NO_DMA_STATISTICS_HI_OFST 4
4333 #define MC_CMD_MAC_STATS_OUT_NO_DMA_STATISTICS_NUM MC_CMD_MAC_NSTATS
4334 #define MC_CMD_MAC_GENERATION_START 0x0 /* enum */
4335 #define MC_CMD_MAC_DMABUF_START 0x1 /* enum */
4336 #define MC_CMD_MAC_TX_PKTS 0x1 /* enum */
4337 #define MC_CMD_MAC_TX_PAUSE_PKTS 0x2 /* enum */
4338 #define MC_CMD_MAC_TX_CONTROL_PKTS 0x3 /* enum */
4339 #define MC_CMD_MAC_TX_UNICAST_PKTS 0x4 /* enum */
4340 #define MC_CMD_MAC_TX_MULTICAST_PKTS 0x5 /* enum */
4341 #define MC_CMD_MAC_TX_BROADCAST_PKTS 0x6 /* enum */
4342 #define MC_CMD_MAC_TX_BYTES 0x7 /* enum */
4343 #define MC_CMD_MAC_TX_BAD_BYTES 0x8 /* enum */
4344 #define MC_CMD_MAC_TX_LT64_PKTS 0x9 /* enum */
4345 #define MC_CMD_MAC_TX_64_PKTS 0xa /* enum */
4346 #define MC_CMD_MAC_TX_65_TO_127_PKTS 0xb /* enum */
4347 #define MC_CMD_MAC_TX_128_TO_255_PKTS 0xc /* enum */
4348 #define MC_CMD_MAC_TX_256_TO_511_PKTS 0xd /* enum */
4349 #define MC_CMD_MAC_TX_512_TO_1023_PKTS 0xe /* enum */
4350 #define MC_CMD_MAC_TX_1024_TO_15XX_PKTS 0xf /* enum */
4351 #define MC_CMD_MAC_TX_15XX_TO_JUMBO_PKTS 0x10 /* enum */
4352 #define MC_CMD_MAC_TX_GTJUMBO_PKTS 0x11 /* enum */
4353 #define MC_CMD_MAC_TX_BAD_FCS_PKTS 0x12 /* enum */
4354 #define MC_CMD_MAC_TX_SINGLE_COLLISION_PKTS 0x13 /* enum */
4355 #define MC_CMD_MAC_TX_MULTIPLE_COLLISION_PKTS 0x14 /* enum */
4356 #define MC_CMD_MAC_TX_EXCESSIVE_COLLISION_PKTS 0x15 /* enum */
4357 #define MC_CMD_MAC_TX_LATE_COLLISION_PKTS 0x16 /* enum */
4358 #define MC_CMD_MAC_TX_DEFERRED_PKTS 0x17 /* enum */
4359 #define MC_CMD_MAC_TX_EXCESSIVE_DEFERRED_PKTS 0x18 /* enum */
4360 #define MC_CMD_MAC_TX_NON_TCPUDP_PKTS 0x19 /* enum */
4361 #define MC_CMD_MAC_TX_MAC_SRC_ERR_PKTS 0x1a /* enum */
4362 #define MC_CMD_MAC_TX_IP_SRC_ERR_PKTS 0x1b /* enum */
4363 #define MC_CMD_MAC_RX_PKTS 0x1c /* enum */
4364 #define MC_CMD_MAC_RX_PAUSE_PKTS 0x1d /* enum */
4365 #define MC_CMD_MAC_RX_GOOD_PKTS 0x1e /* enum */
4366 #define MC_CMD_MAC_RX_CONTROL_PKTS 0x1f /* enum */
4367 #define MC_CMD_MAC_RX_UNICAST_PKTS 0x20 /* enum */
4368 #define MC_CMD_MAC_RX_MULTICAST_PKTS 0x21 /* enum */
4369 #define MC_CMD_MAC_RX_BROADCAST_PKTS 0x22 /* enum */
4370 #define MC_CMD_MAC_RX_BYTES 0x23 /* enum */
4371 #define MC_CMD_MAC_RX_BAD_BYTES 0x24 /* enum */
4372 #define MC_CMD_MAC_RX_64_PKTS 0x25 /* enum */
4373 #define MC_CMD_MAC_RX_65_TO_127_PKTS 0x26 /* enum */
4374 #define MC_CMD_MAC_RX_128_TO_255_PKTS 0x27 /* enum */
4375 #define MC_CMD_MAC_RX_256_TO_511_PKTS 0x28 /* enum */
4376 #define MC_CMD_MAC_RX_512_TO_1023_PKTS 0x29 /* enum */
4377 #define MC_CMD_MAC_RX_1024_TO_15XX_PKTS 0x2a /* enum */
4378 #define MC_CMD_MAC_RX_15XX_TO_JUMBO_PKTS 0x2b /* enum */
4379 #define MC_CMD_MAC_RX_GTJUMBO_PKTS 0x2c /* enum */
4380 #define MC_CMD_MAC_RX_UNDERSIZE_PKTS 0x2d /* enum */
4381 #define MC_CMD_MAC_RX_BAD_FCS_PKTS 0x2e /* enum */
4382 #define MC_CMD_MAC_RX_OVERFLOW_PKTS 0x2f /* enum */
4383 #define MC_CMD_MAC_RX_FALSE_CARRIER_PKTS 0x30 /* enum */
4384 #define MC_CMD_MAC_RX_SYMBOL_ERROR_PKTS 0x31 /* enum */
4385 #define MC_CMD_MAC_RX_ALIGN_ERROR_PKTS 0x32 /* enum */
4386 #define MC_CMD_MAC_RX_LENGTH_ERROR_PKTS 0x33 /* enum */
4387 #define MC_CMD_MAC_RX_INTERNAL_ERROR_PKTS 0x34 /* enum */
4388 #define MC_CMD_MAC_RX_JABBER_PKTS 0x35 /* enum */
4389 #define MC_CMD_MAC_RX_NODESC_DROPS 0x36 /* enum */
4390 #define MC_CMD_MAC_RX_LANES01_CHAR_ERR 0x37 /* enum */
4391 #define MC_CMD_MAC_RX_LANES23_CHAR_ERR 0x38 /* enum */
4392 #define MC_CMD_MAC_RX_LANES01_DISP_ERR 0x39 /* enum */
4393 #define MC_CMD_MAC_RX_LANES23_DISP_ERR 0x3a /* enum */
4394 #define MC_CMD_MAC_RX_MATCH_FAULT 0x3b /* enum */
4395 /* enum: PM trunc_bb_overflow counter. Valid for EF10 with PM_AND_RXDP_COUNTERS
4396  * capability only.
4397  */
4398 #define MC_CMD_MAC_PM_TRUNC_BB_OVERFLOW 0x3c
4399 /* enum: PM discard_bb_overflow counter. Valid for EF10 with
4400  * PM_AND_RXDP_COUNTERS capability only.
4401  */
4402 #define MC_CMD_MAC_PM_DISCARD_BB_OVERFLOW 0x3d
4403 /* enum: PM trunc_vfifo_full counter. Valid for EF10 with PM_AND_RXDP_COUNTERS
4404  * capability only.
4405  */
4406 #define MC_CMD_MAC_PM_TRUNC_VFIFO_FULL 0x3e
4407 /* enum: PM discard_vfifo_full counter. Valid for EF10 with
4408  * PM_AND_RXDP_COUNTERS capability only.
4409  */
4410 #define MC_CMD_MAC_PM_DISCARD_VFIFO_FULL 0x3f
4411 /* enum: PM trunc_qbb counter. Valid for EF10 with PM_AND_RXDP_COUNTERS
4412  * capability only.
4413  */
4414 #define MC_CMD_MAC_PM_TRUNC_QBB 0x40
4415 /* enum: PM discard_qbb counter. Valid for EF10 with PM_AND_RXDP_COUNTERS
4416  * capability only.
4417  */
4418 #define MC_CMD_MAC_PM_DISCARD_QBB 0x41
4419 /* enum: PM discard_mapping counter. Valid for EF10 with PM_AND_RXDP_COUNTERS
4420  * capability only.
4421  */
4422 #define MC_CMD_MAC_PM_DISCARD_MAPPING 0x42
4423 /* enum: RXDP counter: Number of packets dropped due to the queue being
4424  * disabled. Valid for EF10 with PM_AND_RXDP_COUNTERS capability only.
4425  */
4426 #define MC_CMD_MAC_RXDP_Q_DISABLED_PKTS 0x43
4427 /* enum: RXDP counter: Number of packets dropped by the DICPU. Valid for EF10
4428  * with PM_AND_RXDP_COUNTERS capability only.
4429  */
4430 #define MC_CMD_MAC_RXDP_DI_DROPPED_PKTS 0x45
4431 /* enum: RXDP counter: Number of non-host packets. Valid for EF10 with
4432  * PM_AND_RXDP_COUNTERS capability only.
4433  */
4434 #define MC_CMD_MAC_RXDP_STREAMING_PKTS 0x46
4435 /* enum: RXDP counter: Number of times an hlb descriptor fetch was performed.
4436  * Valid for EF10 with PM_AND_RXDP_COUNTERS capability only.
4437  */
4438 #define MC_CMD_MAC_RXDP_HLB_FETCH_CONDITIONS 0x47
4439 /* enum: RXDP counter: Number of times the DPCPU waited for an existing
4440  * descriptor fetch. Valid for EF10 with PM_AND_RXDP_COUNTERS capability only.
4441  */
4442 #define MC_CMD_MAC_RXDP_HLB_WAIT_CONDITIONS 0x48
4443 #define MC_CMD_MAC_VADAPTER_RX_DMABUF_START 0x4c /* enum */
4444 #define MC_CMD_MAC_VADAPTER_RX_UNICAST_PACKETS 0x4c /* enum */
4445 #define MC_CMD_MAC_VADAPTER_RX_UNICAST_BYTES 0x4d /* enum */
4446 #define MC_CMD_MAC_VADAPTER_RX_MULTICAST_PACKETS 0x4e /* enum */
4447 #define MC_CMD_MAC_VADAPTER_RX_MULTICAST_BYTES 0x4f /* enum */
4448 #define MC_CMD_MAC_VADAPTER_RX_BROADCAST_PACKETS 0x50 /* enum */
4449 #define MC_CMD_MAC_VADAPTER_RX_BROADCAST_BYTES 0x51 /* enum */
4450 #define MC_CMD_MAC_VADAPTER_RX_BAD_PACKETS 0x52 /* enum */
4451 #define MC_CMD_MAC_VADAPTER_RX_BAD_BYTES 0x53 /* enum */
4452 #define MC_CMD_MAC_VADAPTER_RX_OVERFLOW 0x54 /* enum */
4453 #define MC_CMD_MAC_VADAPTER_TX_DMABUF_START 0x57 /* enum */
4454 #define MC_CMD_MAC_VADAPTER_TX_UNICAST_PACKETS 0x57 /* enum */
4455 #define MC_CMD_MAC_VADAPTER_TX_UNICAST_BYTES 0x58 /* enum */
4456 #define MC_CMD_MAC_VADAPTER_TX_MULTICAST_PACKETS 0x59 /* enum */
4457 #define MC_CMD_MAC_VADAPTER_TX_MULTICAST_BYTES 0x5a /* enum */
4458 #define MC_CMD_MAC_VADAPTER_TX_BROADCAST_PACKETS 0x5b /* enum */
4459 #define MC_CMD_MAC_VADAPTER_TX_BROADCAST_BYTES 0x5c /* enum */
4460 #define MC_CMD_MAC_VADAPTER_TX_BAD_PACKETS 0x5d /* enum */
4461 #define MC_CMD_MAC_VADAPTER_TX_BAD_BYTES 0x5e /* enum */
4462 #define MC_CMD_MAC_VADAPTER_TX_OVERFLOW 0x5f /* enum */
4463 /* enum: Start of GMAC stats buffer space, for Siena only. */
4464 #define MC_CMD_GMAC_DMABUF_START 0x40
4465 /* enum: End of GMAC stats buffer space, for Siena only. */
4466 #define MC_CMD_GMAC_DMABUF_END 0x5f
4467 /* enum: GENERATION_END value, used together with GENERATION_START to verify
4468  * consistency of DMAd data. For legacy firmware / drivers without extended
4469  * stats (more precisely, when DMA_LEN == MC_CMD_MAC_NSTATS *
4470  * sizeof(uint64_t)), this entry holds the GENERATION_END value. Otherwise,
4471  * this value is invalid/ reserved and GENERATION_END is written as the last
4472  * 64-bit word of the DMA buffer (at DMA_LEN - sizeof(uint64_t)). Note that
4473  * this is consistent with the legacy behaviour, in the sense that entry 96 is
4474  * the last 64-bit word in the buffer when DMA_LEN == MC_CMD_MAC_NSTATS *
4475  * sizeof(uint64_t). See SF-109306-TC, Section 9.2 for details.
4476  */
4477 #define MC_CMD_MAC_GENERATION_END 0x60
4478 #define MC_CMD_MAC_NSTATS 0x61 /* enum */
4479
4480 /* MC_CMD_MAC_STATS_V2_OUT_DMA msgresponse */
4481 #define MC_CMD_MAC_STATS_V2_OUT_DMA_LEN 0
4482
4483 /* MC_CMD_MAC_STATS_V2_OUT_NO_DMA msgresponse */
4484 #define MC_CMD_MAC_STATS_V2_OUT_NO_DMA_LEN (((MC_CMD_MAC_NSTATS_V2*64))>>3)
4485 #define MC_CMD_MAC_STATS_V2_OUT_NO_DMA_STATISTICS_OFST 0
4486 #define MC_CMD_MAC_STATS_V2_OUT_NO_DMA_STATISTICS_LEN 8
4487 #define MC_CMD_MAC_STATS_V2_OUT_NO_DMA_STATISTICS_LO_OFST 0
4488 #define MC_CMD_MAC_STATS_V2_OUT_NO_DMA_STATISTICS_HI_OFST 4
4489 #define MC_CMD_MAC_STATS_V2_OUT_NO_DMA_STATISTICS_NUM MC_CMD_MAC_NSTATS_V2
4490 /* enum: Start of FEC stats buffer space, Medford2 and up */
4491 #define MC_CMD_MAC_FEC_DMABUF_START 0x61
4492 /* enum: Number of uncorrected FEC codewords on link (RS-FEC only for Medford2)
4493  */
4494 #define MC_CMD_MAC_FEC_UNCORRECTED_ERRORS 0x61
4495 /* enum: Number of corrected FEC codewords on link (RS-FEC only for Medford2)
4496  */
4497 #define MC_CMD_MAC_FEC_CORRECTED_ERRORS 0x62
4498 /* enum: Number of corrected 10-bit symbol errors, lane 0 (RS-FEC only) */
4499 #define MC_CMD_MAC_FEC_CORRECTED_SYMBOLS_LANE0 0x63
4500 /* enum: Number of corrected 10-bit symbol errors, lane 1 (RS-FEC only) */
4501 #define MC_CMD_MAC_FEC_CORRECTED_SYMBOLS_LANE1 0x64
4502 /* enum: Number of corrected 10-bit symbol errors, lane 2 (RS-FEC only) */
4503 #define MC_CMD_MAC_FEC_CORRECTED_SYMBOLS_LANE2 0x65
4504 /* enum: Number of corrected 10-bit symbol errors, lane 3 (RS-FEC only) */
4505 #define MC_CMD_MAC_FEC_CORRECTED_SYMBOLS_LANE3 0x66
4506 /* enum: This includes the space at offset 103 which is the final
4507  * GENERATION_END in a MAC_STATS_V2 response and otherwise unused.
4508  */
4509 #define MC_CMD_MAC_NSTATS_V2 0x68
4510 /*            Other enum values, see field(s): */
4511 /*               MC_CMD_MAC_STATS_OUT_NO_DMA/STATISTICS */
4512
4513 /* MC_CMD_MAC_STATS_V3_OUT_DMA msgresponse */
4514 #define MC_CMD_MAC_STATS_V3_OUT_DMA_LEN 0
4515
4516 /* MC_CMD_MAC_STATS_V3_OUT_NO_DMA msgresponse */
4517 #define MC_CMD_MAC_STATS_V3_OUT_NO_DMA_LEN (((MC_CMD_MAC_NSTATS_V3*64))>>3)
4518 #define MC_CMD_MAC_STATS_V3_OUT_NO_DMA_STATISTICS_OFST 0
4519 #define MC_CMD_MAC_STATS_V3_OUT_NO_DMA_STATISTICS_LEN 8
4520 #define MC_CMD_MAC_STATS_V3_OUT_NO_DMA_STATISTICS_LO_OFST 0
4521 #define MC_CMD_MAC_STATS_V3_OUT_NO_DMA_STATISTICS_HI_OFST 4
4522 #define MC_CMD_MAC_STATS_V3_OUT_NO_DMA_STATISTICS_NUM MC_CMD_MAC_NSTATS_V3
4523 /* enum: Start of CTPIO stats buffer space, Medford2 and up */
4524 #define MC_CMD_MAC_CTPIO_DMABUF_START 0x68
4525 /* enum: Number of CTPIO fallbacks because a DMA packet was in progress on the
4526  * target VI
4527  */
4528 #define MC_CMD_MAC_CTPIO_VI_BUSY_FALLBACK 0x68
4529 /* enum: Number of times a CTPIO send wrote beyond frame end (informational
4530  * only)
4531  */
4532 #define MC_CMD_MAC_CTPIO_LONG_WRITE_SUCCESS 0x69
4533 /* enum: Number of CTPIO failures because the TX doorbell was written before
4534  * the end of the frame data
4535  */
4536 #define MC_CMD_MAC_CTPIO_MISSING_DBELL_FAIL 0x6a
4537 /* enum: Number of CTPIO failures because the internal FIFO overflowed */
4538 #define MC_CMD_MAC_CTPIO_OVERFLOW_FAIL 0x6b
4539 /* enum: Number of CTPIO failures because the host did not deliver data fast
4540  * enough to avoid MAC underflow
4541  */
4542 #define MC_CMD_MAC_CTPIO_UNDERFLOW_FAIL 0x6c
4543 /* enum: Number of CTPIO failures because the host did not deliver all the
4544  * frame data within the timeout
4545  */
4546 #define MC_CMD_MAC_CTPIO_TIMEOUT_FAIL 0x6d
4547 /* enum: Number of CTPIO failures because the frame data arrived out of order
4548  * or with gaps
4549  */
4550 #define MC_CMD_MAC_CTPIO_NONCONTIG_WR_FAIL 0x6e
4551 /* enum: Number of CTPIO failures because the host started a new frame before
4552  * completing the previous one
4553  */
4554 #define MC_CMD_MAC_CTPIO_FRM_CLOBBER_FAIL 0x6f
4555 /* enum: Number of CTPIO failures because a write was not a multiple of 32 bits
4556  * or not 32-bit aligned
4557  */
4558 #define MC_CMD_MAC_CTPIO_INVALID_WR_FAIL 0x70
4559 /* enum: Number of CTPIO fallbacks because another VI on the same port was
4560  * sending a CTPIO frame
4561  */
4562 #define MC_CMD_MAC_CTPIO_VI_CLOBBER_FALLBACK 0x71
4563 /* enum: Number of CTPIO fallbacks because target VI did not have CTPIO enabled
4564  */
4565 #define MC_CMD_MAC_CTPIO_UNQUALIFIED_FALLBACK 0x72
4566 /* enum: Number of CTPIO fallbacks because length in header was less than 29
4567  * bytes
4568  */
4569 #define MC_CMD_MAC_CTPIO_RUNT_FALLBACK 0x73
4570 /* enum: Total number of successful CTPIO sends on this port */
4571 #define MC_CMD_MAC_CTPIO_SUCCESS 0x74
4572 /* enum: Total number of CTPIO fallbacks on this port */
4573 #define MC_CMD_MAC_CTPIO_FALLBACK 0x75
4574 /* enum: Total number of CTPIO poisoned frames on this port, whether erased or
4575  * not
4576  */
4577 #define MC_CMD_MAC_CTPIO_POISON 0x76
4578 /* enum: Total number of CTPIO erased frames on this port */
4579 #define MC_CMD_MAC_CTPIO_ERASE 0x77
4580 /* enum: This includes the space at offset 120 which is the final
4581  * GENERATION_END in a MAC_STATS_V3 response and otherwise unused.
4582  */
4583 #define MC_CMD_MAC_NSTATS_V3 0x79
4584 /*            Other enum values, see field(s): */
4585 /*               MC_CMD_MAC_STATS_V2_OUT_NO_DMA/STATISTICS */
4586
4587 /* MC_CMD_MAC_STATS_V4_OUT_DMA msgresponse */
4588 #define MC_CMD_MAC_STATS_V4_OUT_DMA_LEN 0
4589
4590 /* MC_CMD_MAC_STATS_V4_OUT_NO_DMA msgresponse */
4591 #define MC_CMD_MAC_STATS_V4_OUT_NO_DMA_LEN (((MC_CMD_MAC_NSTATS_V4*64))>>3)
4592 #define MC_CMD_MAC_STATS_V4_OUT_NO_DMA_STATISTICS_OFST 0
4593 #define MC_CMD_MAC_STATS_V4_OUT_NO_DMA_STATISTICS_LEN 8
4594 #define MC_CMD_MAC_STATS_V4_OUT_NO_DMA_STATISTICS_LO_OFST 0
4595 #define MC_CMD_MAC_STATS_V4_OUT_NO_DMA_STATISTICS_HI_OFST 4
4596 #define MC_CMD_MAC_STATS_V4_OUT_NO_DMA_STATISTICS_NUM MC_CMD_MAC_NSTATS_V4
4597 /* enum: Start of V4 stats buffer space */
4598 #define MC_CMD_MAC_V4_DMABUF_START 0x79
4599 /* enum: RXDP counter: Number of packets truncated because scattering was
4600  * disabled.
4601  */
4602 #define MC_CMD_MAC_RXDP_SCATTER_DISABLED_TRUNC 0x79
4603 /* enum: RXDP counter: Number of times the RXDP head of line blocked waiting
4604  * for descriptors. Will be zero unless RXDP_HLB_IDLE capability is set.
4605  */
4606 #define MC_CMD_MAC_RXDP_HLB_IDLE 0x7a
4607 /* enum: RXDP counter: Number of times the RXDP timed out while head of line
4608  * blocking. Will be zero unless RXDP_HLB_IDLE capability is set.
4609  */
4610 #define MC_CMD_MAC_RXDP_HLB_TIMEOUT 0x7b
4611 /* enum: This includes the space at offset 124 which is the final
4612  * GENERATION_END in a MAC_STATS_V4 response and otherwise unused.
4613  */
4614 #define MC_CMD_MAC_NSTATS_V4 0x7d
4615 /*            Other enum values, see field(s): */
4616 /*               MC_CMD_MAC_STATS_V3_OUT_NO_DMA/STATISTICS */
4617
4618
4619 /***********************************/
4620 /* MC_CMD_SRIOV
4621  * to be documented
4622  */
4623 #define MC_CMD_SRIOV 0x30
4624
4625 /* MC_CMD_SRIOV_IN msgrequest */
4626 #define MC_CMD_SRIOV_IN_LEN 12
4627 #define MC_CMD_SRIOV_IN_ENABLE_OFST 0
4628 #define MC_CMD_SRIOV_IN_ENABLE_LEN 4
4629 #define MC_CMD_SRIOV_IN_VI_BASE_OFST 4
4630 #define MC_CMD_SRIOV_IN_VI_BASE_LEN 4
4631 #define MC_CMD_SRIOV_IN_VF_COUNT_OFST 8
4632 #define MC_CMD_SRIOV_IN_VF_COUNT_LEN 4
4633
4634 /* MC_CMD_SRIOV_OUT msgresponse */
4635 #define MC_CMD_SRIOV_OUT_LEN 8
4636 #define MC_CMD_SRIOV_OUT_VI_SCALE_OFST 0
4637 #define MC_CMD_SRIOV_OUT_VI_SCALE_LEN 4
4638 #define MC_CMD_SRIOV_OUT_VF_TOTAL_OFST 4
4639 #define MC_CMD_SRIOV_OUT_VF_TOTAL_LEN 4
4640
4641 /* MC_CMD_MEMCPY_RECORD_TYPEDEF structuredef */
4642 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_LEN 32
4643 /* this is only used for the first record */
4644 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_NUM_RECORDS_OFST 0
4645 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_NUM_RECORDS_LEN 4
4646 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_NUM_RECORDS_LBN 0
4647 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_NUM_RECORDS_WIDTH 32
4648 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_TO_RID_OFST 4
4649 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_TO_RID_LEN 4
4650 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_TO_RID_LBN 32
4651 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_TO_RID_WIDTH 32
4652 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_TO_ADDR_OFST 8
4653 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_TO_ADDR_LEN 8
4654 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_TO_ADDR_LO_OFST 8
4655 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_TO_ADDR_HI_OFST 12
4656 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_TO_ADDR_LBN 64
4657 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_TO_ADDR_WIDTH 64
4658 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_FROM_RID_OFST 16
4659 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_FROM_RID_LEN 4
4660 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_RID_INLINE 0x100 /* enum */
4661 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_FROM_RID_LBN 128
4662 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_FROM_RID_WIDTH 32
4663 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_FROM_ADDR_OFST 20
4664 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_FROM_ADDR_LEN 8
4665 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_FROM_ADDR_LO_OFST 20
4666 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_FROM_ADDR_HI_OFST 24
4667 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_FROM_ADDR_LBN 160
4668 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_FROM_ADDR_WIDTH 64
4669 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_LENGTH_OFST 28
4670 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_LENGTH_LEN 4
4671 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_LENGTH_LBN 224
4672 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_LENGTH_WIDTH 32
4673
4674
4675 /***********************************/
4676 /* MC_CMD_MEMCPY
4677  * DMA write data into (Rid,Addr), either by dma reading (Rid,Addr), or by data
4678  * embedded directly in the command.
4679  *
4680  * A common pattern is for a client to use generation counts to signal a dma
4681  * update of a datastructure. To facilitate this, this MCDI operation can
4682  * contain multiple requests which are executed in strict order. Requests take
4683  * the form of duplicating the entire MCDI request continuously (including the
4684  * requests record, which is ignored in all but the first structure)
4685  *
4686  * The source data can either come from a DMA from the host, or it can be
4687  * embedded within the request directly, thereby eliminating a DMA read. To
4688  * indicate this, the client sets FROM_RID=%RID_INLINE, ADDR_HI=0, and
4689  * ADDR_LO=offset, and inserts the data at %offset from the start of the
4690  * payload. It's the callers responsibility to ensure that the embedded data
4691  * doesn't overlap the records.
4692  *
4693  * Returns: 0, EINVAL (invalid RID)
4694  */
4695 #define MC_CMD_MEMCPY 0x31
4696
4697 /* MC_CMD_MEMCPY_IN msgrequest */
4698 #define MC_CMD_MEMCPY_IN_LENMIN 32
4699 #define MC_CMD_MEMCPY_IN_LENMAX 224
4700 #define MC_CMD_MEMCPY_IN_LENMAX_MCDI2 992
4701 #define MC_CMD_MEMCPY_IN_LEN(num) (0+32*(num))
4702 /* see MC_CMD_MEMCPY_RECORD_TYPEDEF */
4703 #define MC_CMD_MEMCPY_IN_RECORD_OFST 0
4704 #define MC_CMD_MEMCPY_IN_RECORD_LEN 32
4705 #define MC_CMD_MEMCPY_IN_RECORD_MINNUM 1
4706 #define MC_CMD_MEMCPY_IN_RECORD_MAXNUM 7
4707 #define MC_CMD_MEMCPY_IN_RECORD_MAXNUM_MCDI2 31
4708
4709 /* MC_CMD_MEMCPY_OUT msgresponse */
4710 #define MC_CMD_MEMCPY_OUT_LEN 0
4711
4712
4713 /***********************************/
4714 /* MC_CMD_WOL_FILTER_SET
4715  * Set a WoL filter.
4716  */
4717 #define MC_CMD_WOL_FILTER_SET 0x32
4718 #undef  MC_CMD_0x32_PRIVILEGE_CTG
4719
4720 #define MC_CMD_0x32_PRIVILEGE_CTG SRIOV_CTG_LINK
4721
4722 /* MC_CMD_WOL_FILTER_SET_IN msgrequest */
4723 #define MC_CMD_WOL_FILTER_SET_IN_LEN 192
4724 #define MC_CMD_WOL_FILTER_SET_IN_FILTER_MODE_OFST 0
4725 #define MC_CMD_WOL_FILTER_SET_IN_FILTER_MODE_LEN 4
4726 #define MC_CMD_FILTER_MODE_SIMPLE 0x0 /* enum */
4727 #define MC_CMD_FILTER_MODE_STRUCTURED 0xffffffff /* enum */
4728 /* A type value of 1 is unused. */
4729 #define MC_CMD_WOL_FILTER_SET_IN_WOL_TYPE_OFST 4
4730 #define MC_CMD_WOL_FILTER_SET_IN_WOL_TYPE_LEN 4
4731 /* enum: Magic */
4732 #define MC_CMD_WOL_TYPE_MAGIC 0x0
4733 /* enum: MS Windows Magic */
4734 #define MC_CMD_WOL_TYPE_WIN_MAGIC 0x2
4735 /* enum: IPv4 Syn */
4736 #define MC_CMD_WOL_TYPE_IPV4_SYN 0x3
4737 /* enum: IPv6 Syn */
4738 #define MC_CMD_WOL_TYPE_IPV6_SYN 0x4
4739 /* enum: Bitmap */
4740 #define MC_CMD_WOL_TYPE_BITMAP 0x5
4741 /* enum: Link */
4742 #define MC_CMD_WOL_TYPE_LINK 0x6
4743 /* enum: (Above this for future use) */
4744 #define MC_CMD_WOL_TYPE_MAX 0x7
4745 #define MC_CMD_WOL_FILTER_SET_IN_DATA_OFST 8
4746 #define MC_CMD_WOL_FILTER_SET_IN_DATA_LEN 4
4747 #define MC_CMD_WOL_FILTER_SET_IN_DATA_NUM 46
4748
4749 /* MC_CMD_WOL_FILTER_SET_IN_MAGIC msgrequest */
4750 #define MC_CMD_WOL_FILTER_SET_IN_MAGIC_LEN 16
4751 /*            MC_CMD_WOL_FILTER_SET_IN_FILTER_MODE_OFST 0 */
4752 /*            MC_CMD_WOL_FILTER_SET_IN_FILTER_MODE_LEN 4 */
4753 /*            MC_CMD_WOL_FILTER_SET_IN_WOL_TYPE_OFST 4 */
4754 /*            MC_CMD_WOL_FILTER_SET_IN_WOL_TYPE_LEN 4 */
4755 #define MC_CMD_WOL_FILTER_SET_IN_MAGIC_MAC_OFST 8
4756 #define MC_CMD_WOL_FILTER_SET_IN_MAGIC_MAC_LEN 8
4757 #define MC_CMD_WOL_FILTER_SET_IN_MAGIC_MAC_LO_OFST 8
4758 #define MC_CMD_WOL_FILTER_SET_IN_MAGIC_MAC_HI_OFST 12
4759
4760 /* MC_CMD_WOL_FILTER_SET_IN_IPV4_SYN msgrequest */
4761 #define MC_CMD_WOL_FILTER_SET_IN_IPV4_SYN_LEN 20
4762 /*            MC_CMD_WOL_FILTER_SET_IN_FILTER_MODE_OFST 0 */
4763 /*            MC_CMD_WOL_FILTER_SET_IN_FILTER_MODE_LEN 4 */
4764 /*            MC_CMD_WOL_FILTER_SET_IN_WOL_TYPE_OFST 4 */
4765 /*            MC_CMD_WOL_FILTER_SET_IN_WOL_TYPE_LEN 4 */
4766 #define MC_CMD_WOL_FILTER_SET_IN_IPV4_SYN_SRC_IP_OFST 8
4767 #define MC_CMD_WOL_FILTER_SET_IN_IPV4_SYN_SRC_IP_LEN 4
4768 #define MC_CMD_WOL_FILTER_SET_IN_IPV4_SYN_DST_IP_OFST 12
4769 #define MC_CMD_WOL_FILTER_SET_IN_IPV4_SYN_DST_IP_LEN 4
4770 #define MC_CMD_WOL_FILTER_SET_IN_IPV4_SYN_SRC_PORT_OFST 16
4771 #define MC_CMD_WOL_FILTER_SET_IN_IPV4_SYN_SRC_PORT_LEN 2
4772 #define MC_CMD_WOL_FILTER_SET_IN_IPV4_SYN_DST_PORT_OFST 18
4773 #define MC_CMD_WOL_FILTER_SET_IN_IPV4_SYN_DST_PORT_LEN 2
4774
4775 /* MC_CMD_WOL_FILTER_SET_IN_IPV6_SYN msgrequest */
4776 #define MC_CMD_WOL_FILTER_SET_IN_IPV6_SYN_LEN 44
4777 /*            MC_CMD_WOL_FILTER_SET_IN_FILTER_MODE_OFST 0 */
4778 /*            MC_CMD_WOL_FILTER_SET_IN_FILTER_MODE_LEN 4 */
4779 /*            MC_CMD_WOL_FILTER_SET_IN_WOL_TYPE_OFST 4 */
4780 /*            MC_CMD_WOL_FILTER_SET_IN_WOL_TYPE_LEN 4 */
4781 #define MC_CMD_WOL_FILTER_SET_IN_IPV6_SYN_SRC_IP_OFST 8
4782 #define MC_CMD_WOL_FILTER_SET_IN_IPV6_SYN_SRC_IP_LEN 16
4783 #define MC_CMD_WOL_FILTER_SET_IN_IPV6_SYN_DST_IP_OFST 24
4784 #define MC_CMD_WOL_FILTER_SET_IN_IPV6_SYN_DST_IP_LEN 16
4785 #define MC_CMD_WOL_FILTER_SET_IN_IPV6_SYN_SRC_PORT_OFST 40
4786 #define MC_CMD_WOL_FILTER_SET_IN_IPV6_SYN_SRC_PORT_LEN 2
4787 #define MC_CMD_WOL_FILTER_SET_IN_IPV6_SYN_DST_PORT_OFST 42
4788 #define MC_CMD_WOL_FILTER_SET_IN_IPV6_SYN_DST_PORT_LEN 2
4789
4790 /* MC_CMD_WOL_FILTER_SET_IN_BITMAP msgrequest */
4791 #define MC_CMD_WOL_FILTER_SET_IN_BITMAP_LEN 187
4792 /*            MC_CMD_WOL_FILTER_SET_IN_FILTER_MODE_OFST 0 */
4793 /*            MC_CMD_WOL_FILTER_SET_IN_FILTER_MODE_LEN 4 */
4794 /*            MC_CMD_WOL_FILTER_SET_IN_WOL_TYPE_OFST 4 */
4795 /*            MC_CMD_WOL_FILTER_SET_IN_WOL_TYPE_LEN 4 */
4796 #define MC_CMD_WOL_FILTER_SET_IN_BITMAP_MASK_OFST 8
4797 #define MC_CMD_WOL_FILTER_SET_IN_BITMAP_MASK_LEN 48
4798 #define MC_CMD_WOL_FILTER_SET_IN_BITMAP_BITMAP_OFST 56
4799 #define MC_CMD_WOL_FILTER_SET_IN_BITMAP_BITMAP_LEN 128
4800 #define MC_CMD_WOL_FILTER_SET_IN_BITMAP_LEN_OFST 184
4801 #define MC_CMD_WOL_FILTER_SET_IN_BITMAP_LEN_LEN 1
4802 #define MC_CMD_WOL_FILTER_SET_IN_BITMAP_LAYER3_OFST 185
4803 #define MC_CMD_WOL_FILTER_SET_IN_BITMAP_LAYER3_LEN 1
4804 #define MC_CMD_WOL_FILTER_SET_IN_BITMAP_LAYER4_OFST 186
4805 #define MC_CMD_WOL_FILTER_SET_IN_BITMAP_LAYER4_LEN 1
4806
4807 /* MC_CMD_WOL_FILTER_SET_IN_LINK msgrequest */
4808 #define MC_CMD_WOL_FILTER_SET_IN_LINK_LEN 12
4809 /*            MC_CMD_WOL_FILTER_SET_IN_FILTER_MODE_OFST 0 */
4810 /*            MC_CMD_WOL_FILTER_SET_IN_FILTER_MODE_LEN 4 */
4811 /*            MC_CMD_WOL_FILTER_SET_IN_WOL_TYPE_OFST 4 */
4812 /*            MC_CMD_WOL_FILTER_SET_IN_WOL_TYPE_LEN 4 */
4813 #define MC_CMD_WOL_FILTER_SET_IN_LINK_MASK_OFST 8
4814 #define MC_CMD_WOL_FILTER_SET_IN_LINK_MASK_LEN 4
4815 #define MC_CMD_WOL_FILTER_SET_IN_LINK_UP_LBN 0
4816 #define MC_CMD_WOL_FILTER_SET_IN_LINK_UP_WIDTH 1
4817 #define MC_CMD_WOL_FILTER_SET_IN_LINK_DOWN_LBN 1
4818 #define MC_CMD_WOL_FILTER_SET_IN_LINK_DOWN_WIDTH 1
4819
4820 /* MC_CMD_WOL_FILTER_SET_OUT msgresponse */
4821 #define MC_CMD_WOL_FILTER_SET_OUT_LEN 4
4822 #define MC_CMD_WOL_FILTER_SET_OUT_FILTER_ID_OFST 0
4823 #define MC_CMD_WOL_FILTER_SET_OUT_FILTER_ID_LEN 4
4824
4825
4826 /***********************************/
4827 /* MC_CMD_WOL_FILTER_REMOVE
4828  * Remove a WoL filter. Locks required: None. Returns: 0, EINVAL, ENOSYS
4829  */
4830 #define MC_CMD_WOL_FILTER_REMOVE 0x33
4831 #undef  MC_CMD_0x33_PRIVILEGE_CTG
4832
4833 #define MC_CMD_0x33_PRIVILEGE_CTG SRIOV_CTG_LINK
4834
4835 /* MC_CMD_WOL_FILTER_REMOVE_IN msgrequest */
4836 #define MC_CMD_WOL_FILTER_REMOVE_IN_LEN 4
4837 #define MC_CMD_WOL_FILTER_REMOVE_IN_FILTER_ID_OFST 0
4838 #define MC_CMD_WOL_FILTER_REMOVE_IN_FILTER_ID_LEN 4
4839
4840 /* MC_CMD_WOL_FILTER_REMOVE_OUT msgresponse */
4841 #define MC_CMD_WOL_FILTER_REMOVE_OUT_LEN 0
4842
4843
4844 /***********************************/
4845 /* MC_CMD_WOL_FILTER_RESET
4846  * Reset (i.e. remove all) WoL filters. Locks required: None. Returns: 0,
4847  * ENOSYS
4848  */
4849 #define MC_CMD_WOL_FILTER_RESET 0x34
4850 #undef  MC_CMD_0x34_PRIVILEGE_CTG
4851
4852 #define MC_CMD_0x34_PRIVILEGE_CTG SRIOV_CTG_LINK
4853
4854 /* MC_CMD_WOL_FILTER_RESET_IN msgrequest */
4855 #define MC_CMD_WOL_FILTER_RESET_IN_LEN 4
4856 #define MC_CMD_WOL_FILTER_RESET_IN_MASK_OFST 0
4857 #define MC_CMD_WOL_FILTER_RESET_IN_MASK_LEN 4
4858 #define MC_CMD_WOL_FILTER_RESET_IN_WAKE_FILTERS 0x1 /* enum */
4859 #define MC_CMD_WOL_FILTER_RESET_IN_LIGHTSOUT_OFFLOADS 0x2 /* enum */
4860
4861 /* MC_CMD_WOL_FILTER_RESET_OUT msgresponse */
4862 #define MC_CMD_WOL_FILTER_RESET_OUT_LEN 0
4863
4864
4865 /***********************************/
4866 /* MC_CMD_SET_MCAST_HASH
4867  * Set the MCAST hash value without otherwise reconfiguring the MAC
4868  */
4869 #define MC_CMD_SET_MCAST_HASH 0x35
4870
4871 /* MC_CMD_SET_MCAST_HASH_IN msgrequest */
4872 #define MC_CMD_SET_MCAST_HASH_IN_LEN 32
4873 #define MC_CMD_SET_MCAST_HASH_IN_HASH0_OFST 0
4874 #define MC_CMD_SET_MCAST_HASH_IN_HASH0_LEN 16
4875 #define MC_CMD_SET_MCAST_HASH_IN_HASH1_OFST 16
4876 #define MC_CMD_SET_MCAST_HASH_IN_HASH1_LEN 16
4877
4878 /* MC_CMD_SET_MCAST_HASH_OUT msgresponse */
4879 #define MC_CMD_SET_MCAST_HASH_OUT_LEN 0
4880
4881
4882 /***********************************/
4883 /* MC_CMD_NVRAM_TYPES
4884  * Return bitfield indicating available types of virtual NVRAM partitions.
4885  * Locks required: none. Returns: 0
4886  */
4887 #define MC_CMD_NVRAM_TYPES 0x36
4888 #undef  MC_CMD_0x36_PRIVILEGE_CTG
4889
4890 #define MC_CMD_0x36_PRIVILEGE_CTG SRIOV_CTG_ADMIN
4891
4892 /* MC_CMD_NVRAM_TYPES_IN msgrequest */
4893 #define MC_CMD_NVRAM_TYPES_IN_LEN 0
4894
4895 /* MC_CMD_NVRAM_TYPES_OUT msgresponse */
4896 #define MC_CMD_NVRAM_TYPES_OUT_LEN 4
4897 /* Bit mask of supported types. */
4898 #define MC_CMD_NVRAM_TYPES_OUT_TYPES_OFST 0
4899 #define MC_CMD_NVRAM_TYPES_OUT_TYPES_LEN 4
4900 /* enum: Disabled callisto. */
4901 #define MC_CMD_NVRAM_TYPE_DISABLED_CALLISTO 0x0
4902 /* enum: MC firmware. */
4903 #define MC_CMD_NVRAM_TYPE_MC_FW 0x1
4904 /* enum: MC backup firmware. */
4905 #define MC_CMD_NVRAM_TYPE_MC_FW_BACKUP 0x2
4906 /* enum: Static configuration Port0. */
4907 #define MC_CMD_NVRAM_TYPE_STATIC_CFG_PORT0 0x3
4908 /* enum: Static configuration Port1. */
4909 #define MC_CMD_NVRAM_TYPE_STATIC_CFG_PORT1 0x4
4910 /* enum: Dynamic configuration Port0. */
4911 #define MC_CMD_NVRAM_TYPE_DYNAMIC_CFG_PORT0 0x5
4912 /* enum: Dynamic configuration Port1. */
4913 #define MC_CMD_NVRAM_TYPE_DYNAMIC_CFG_PORT1 0x6
4914 /* enum: Expansion Rom. */
4915 #define MC_CMD_NVRAM_TYPE_EXP_ROM 0x7
4916 /* enum: Expansion Rom Configuration Port0. */
4917 #define MC_CMD_NVRAM_TYPE_EXP_ROM_CFG_PORT0 0x8
4918 /* enum: Expansion Rom Configuration Port1. */
4919 #define MC_CMD_NVRAM_TYPE_EXP_ROM_CFG_PORT1 0x9
4920 /* enum: Phy Configuration Port0. */
4921 #define MC_CMD_NVRAM_TYPE_PHY_PORT0 0xa
4922 /* enum: Phy Configuration Port1. */
4923 #define MC_CMD_NVRAM_TYPE_PHY_PORT1 0xb
4924 /* enum: Log. */
4925 #define MC_CMD_NVRAM_TYPE_LOG 0xc
4926 /* enum: FPGA image. */
4927 #define MC_CMD_NVRAM_TYPE_FPGA 0xd
4928 /* enum: FPGA backup image */
4929 #define MC_CMD_NVRAM_TYPE_FPGA_BACKUP 0xe
4930 /* enum: FC firmware. */
4931 #define MC_CMD_NVRAM_TYPE_FC_FW 0xf
4932 /* enum: FC backup firmware. */
4933 #define MC_CMD_NVRAM_TYPE_FC_FW_BACKUP 0x10
4934 /* enum: CPLD image. */
4935 #define MC_CMD_NVRAM_TYPE_CPLD 0x11
4936 /* enum: Licensing information. */
4937 #define MC_CMD_NVRAM_TYPE_LICENSE 0x12
4938 /* enum: FC Log. */
4939 #define MC_CMD_NVRAM_TYPE_FC_LOG 0x13
4940 /* enum: Additional flash on FPGA. */
4941 #define MC_CMD_NVRAM_TYPE_FC_EXTRA 0x14
4942
4943
4944 /***********************************/
4945 /* MC_CMD_NVRAM_INFO
4946  * Read info about a virtual NVRAM partition. Locks required: none. Returns: 0,
4947  * EINVAL (bad type).
4948  */
4949 #define MC_CMD_NVRAM_INFO 0x37
4950 #undef  MC_CMD_0x37_PRIVILEGE_CTG
4951
4952 #define MC_CMD_0x37_PRIVILEGE_CTG SRIOV_CTG_ADMIN
4953
4954 /* MC_CMD_NVRAM_INFO_IN msgrequest */
4955 #define MC_CMD_NVRAM_INFO_IN_LEN 4
4956 #define MC_CMD_NVRAM_INFO_IN_TYPE_OFST 0
4957 #define MC_CMD_NVRAM_INFO_IN_TYPE_LEN 4
4958 /*            Enum values, see field(s): */
4959 /*               MC_CMD_NVRAM_TYPES/MC_CMD_NVRAM_TYPES_OUT/TYPES */
4960
4961 /* MC_CMD_NVRAM_INFO_OUT msgresponse */
4962 #define MC_CMD_NVRAM_INFO_OUT_LEN 24
4963 #define MC_CMD_NVRAM_INFO_OUT_TYPE_OFST 0
4964 #define MC_CMD_NVRAM_INFO_OUT_TYPE_LEN 4
4965 /*            Enum values, see field(s): */
4966 /*               MC_CMD_NVRAM_TYPES/MC_CMD_NVRAM_TYPES_OUT/TYPES */
4967 #define MC_CMD_NVRAM_INFO_OUT_SIZE_OFST 4
4968 #define MC_CMD_NVRAM_INFO_OUT_SIZE_LEN 4
4969 #define MC_CMD_NVRAM_INFO_OUT_ERASESIZE_OFST 8
4970 #define MC_CMD_NVRAM_INFO_OUT_ERASESIZE_LEN 4
4971 #define MC_CMD_NVRAM_INFO_OUT_FLAGS_OFST 12
4972 #define MC_CMD_NVRAM_INFO_OUT_FLAGS_LEN 4
4973 #define MC_CMD_NVRAM_INFO_OUT_PROTECTED_LBN 0
4974 #define MC_CMD_NVRAM_INFO_OUT_PROTECTED_WIDTH 1
4975 #define MC_CMD_NVRAM_INFO_OUT_TLV_LBN 1
4976 #define MC_CMD_NVRAM_INFO_OUT_TLV_WIDTH 1
4977 #define MC_CMD_NVRAM_INFO_OUT_READ_ONLY_IF_TSA_BOUND_LBN 2
4978 #define MC_CMD_NVRAM_INFO_OUT_READ_ONLY_IF_TSA_BOUND_WIDTH 1
4979 #define MC_CMD_NVRAM_INFO_OUT_CRC_LBN 3
4980 #define MC_CMD_NVRAM_INFO_OUT_CRC_WIDTH 1
4981 #define MC_CMD_NVRAM_INFO_OUT_READ_ONLY_LBN 5
4982 #define MC_CMD_NVRAM_INFO_OUT_READ_ONLY_WIDTH 1
4983 #define MC_CMD_NVRAM_INFO_OUT_CMAC_LBN 6
4984 #define MC_CMD_NVRAM_INFO_OUT_CMAC_WIDTH 1
4985 #define MC_CMD_NVRAM_INFO_OUT_A_B_LBN 7
4986 #define MC_CMD_NVRAM_INFO_OUT_A_B_WIDTH 1
4987 #define MC_CMD_NVRAM_INFO_OUT_PHYSDEV_OFST 16
4988 #define MC_CMD_NVRAM_INFO_OUT_PHYSDEV_LEN 4
4989 #define MC_CMD_NVRAM_INFO_OUT_PHYSADDR_OFST 20
4990 #define MC_CMD_NVRAM_INFO_OUT_PHYSADDR_LEN 4
4991
4992 /* MC_CMD_NVRAM_INFO_V2_OUT msgresponse */
4993 #define MC_CMD_NVRAM_INFO_V2_OUT_LEN 28
4994 #define MC_CMD_NVRAM_INFO_V2_OUT_TYPE_OFST 0
4995 #define MC_CMD_NVRAM_INFO_V2_OUT_TYPE_LEN 4
4996 /*            Enum values, see field(s): */
4997 /*               MC_CMD_NVRAM_TYPES/MC_CMD_NVRAM_TYPES_OUT/TYPES */
4998 #define MC_CMD_NVRAM_INFO_V2_OUT_SIZE_OFST 4
4999 #define MC_CMD_NVRAM_INFO_V2_OUT_SIZE_LEN 4
5000 #define MC_CMD_NVRAM_INFO_V2_OUT_ERASESIZE_OFST 8
5001 #define MC_CMD_NVRAM_INFO_V2_OUT_ERASESIZE_LEN 4
5002 #define MC_CMD_NVRAM_INFO_V2_OUT_FLAGS_OFST 12
5003 #define MC_CMD_NVRAM_INFO_V2_OUT_FLAGS_LEN 4
5004 #define MC_CMD_NVRAM_INFO_V2_OUT_PROTECTED_LBN 0
5005 #define MC_CMD_NVRAM_INFO_V2_OUT_PROTECTED_WIDTH 1
5006 #define MC_CMD_NVRAM_INFO_V2_OUT_TLV_LBN 1
5007 #define MC_CMD_NVRAM_INFO_V2_OUT_TLV_WIDTH 1
5008 #define MC_CMD_NVRAM_INFO_V2_OUT_READ_ONLY_IF_TSA_BOUND_LBN 2
5009 #define MC_CMD_NVRAM_INFO_V2_OUT_READ_ONLY_IF_TSA_BOUND_WIDTH 1
5010 #define MC_CMD_NVRAM_INFO_V2_OUT_READ_ONLY_LBN 5
5011 #define MC_CMD_NVRAM_INFO_V2_OUT_READ_ONLY_WIDTH 1
5012 #define MC_CMD_NVRAM_INFO_V2_OUT_A_B_LBN 7
5013 #define MC_CMD_NVRAM_INFO_V2_OUT_A_B_WIDTH 1
5014 #define MC_CMD_NVRAM_INFO_V2_OUT_PHYSDEV_OFST 16
5015 #define MC_CMD_NVRAM_INFO_V2_OUT_PHYSDEV_LEN 4
5016 #define MC_CMD_NVRAM_INFO_V2_OUT_PHYSADDR_OFST 20
5017 #define MC_CMD_NVRAM_INFO_V2_OUT_PHYSADDR_LEN 4
5018 /* Writes must be multiples of this size. Added to support the MUM on Sorrento.
5019  */
5020 #define MC_CMD_NVRAM_INFO_V2_OUT_WRITESIZE_OFST 24
5021 #define MC_CMD_NVRAM_INFO_V2_OUT_WRITESIZE_LEN 4
5022
5023
5024 /***********************************/
5025 /* MC_CMD_NVRAM_UPDATE_START
5026  * Start a group of update operations on a virtual NVRAM partition. Locks
5027  * required: PHY_LOCK if type==*PHY*. Returns: 0, EINVAL (bad type), EACCES (if
5028  * PHY_LOCK required and not held). In an adapter bound to a TSA controller,
5029  * MC_CMD_NVRAM_UPDATE_START can only be used on a subset of partition types
5030  * i.e. static config, dynamic config and expansion ROM config. Attempting to
5031  * perform this operation on a restricted partition will return the error
5032  * EPERM.
5033  */
5034 #define MC_CMD_NVRAM_UPDATE_START 0x38
5035 #undef  MC_CMD_0x38_PRIVILEGE_CTG
5036
5037 #define MC_CMD_0x38_PRIVILEGE_CTG SRIOV_CTG_ADMIN
5038
5039 /* MC_CMD_NVRAM_UPDATE_START_IN msgrequest: Legacy NVRAM_UPDATE_START request.
5040  * Use NVRAM_UPDATE_START_V2_IN in new code
5041  */
5042 #define MC_CMD_NVRAM_UPDATE_START_IN_LEN 4
5043 #define MC_CMD_NVRAM_UPDATE_START_IN_TYPE_OFST 0
5044 #define MC_CMD_NVRAM_UPDATE_START_IN_TYPE_LEN 4
5045 /*            Enum values, see field(s): */
5046 /*               MC_CMD_NVRAM_TYPES/MC_CMD_NVRAM_TYPES_OUT/TYPES */
5047
5048 /* MC_CMD_NVRAM_UPDATE_START_V2_IN msgrequest: Extended NVRAM_UPDATE_START
5049  * request with additional flags indicating version of command in use. See
5050  * MC_CMD_NVRAM_UPDATE_FINISH_V2_OUT for details of extended functionality. Use
5051  * paired up with NVRAM_UPDATE_FINISH_V2_IN.
5052  */
5053 #define MC_CMD_NVRAM_UPDATE_START_V2_IN_LEN 8
5054 #define MC_CMD_NVRAM_UPDATE_START_V2_IN_TYPE_OFST 0
5055 #define MC_CMD_NVRAM_UPDATE_START_V2_IN_TYPE_LEN 4
5056 /*            Enum values, see field(s): */
5057 /*               MC_CMD_NVRAM_TYPES/MC_CMD_NVRAM_TYPES_OUT/TYPES */
5058 #define MC_CMD_NVRAM_UPDATE_START_V2_IN_FLAGS_OFST 4
5059 #define MC_CMD_NVRAM_UPDATE_START_V2_IN_FLAGS_LEN 4
5060 #define MC_CMD_NVRAM_UPDATE_START_V2_IN_FLAG_REPORT_VERIFY_RESULT_LBN 0
5061 #define MC_CMD_NVRAM_UPDATE_START_V2_IN_FLAG_REPORT_VERIFY_RESULT_WIDTH 1
5062
5063 /* MC_CMD_NVRAM_UPDATE_START_OUT msgresponse */
5064 #define MC_CMD_NVRAM_UPDATE_START_OUT_LEN 0
5065
5066
5067 /***********************************/
5068 /* MC_CMD_NVRAM_READ
5069  * Read data from a virtual NVRAM partition. Locks required: PHY_LOCK if
5070  * type==*PHY*. Returns: 0, EINVAL (bad type/offset/length), EACCES (if
5071  * PHY_LOCK required and not held)
5072  */
5073 #define MC_CMD_NVRAM_READ 0x39
5074 #undef  MC_CMD_0x39_PRIVILEGE_CTG
5075
5076 #define MC_CMD_0x39_PRIVILEGE_CTG SRIOV_CTG_ADMIN
5077
5078 /* MC_CMD_NVRAM_READ_IN msgrequest */
5079 #define MC_CMD_NVRAM_READ_IN_LEN 12
5080 #define MC_CMD_NVRAM_READ_IN_TYPE_OFST 0
5081 #define MC_CMD_NVRAM_READ_IN_TYPE_LEN 4
5082 /*            Enum values, see field(s): */
5083 /*               MC_CMD_NVRAM_TYPES/MC_CMD_NVRAM_TYPES_OUT/TYPES */
5084 #define MC_CMD_NVRAM_READ_IN_OFFSET_OFST 4
5085 #define MC_CMD_NVRAM_READ_IN_OFFSET_LEN 4
5086 /* amount to read in bytes */
5087 #define MC_CMD_NVRAM_READ_IN_LENGTH_OFST 8
5088 #define MC_CMD_NVRAM_READ_IN_LENGTH_LEN 4
5089
5090 /* MC_CMD_NVRAM_READ_IN_V2 msgrequest */
5091 #define MC_CMD_NVRAM_READ_IN_V2_LEN 16
5092 #define MC_CMD_NVRAM_READ_IN_V2_TYPE_OFST 0
5093 #define MC_CMD_NVRAM_READ_IN_V2_TYPE_LEN 4
5094 /*            Enum values, see field(s): */
5095 /*               MC_CMD_NVRAM_TYPES/MC_CMD_NVRAM_TYPES_OUT/TYPES */
5096 #define MC_CMD_NVRAM_READ_IN_V2_OFFSET_OFST 4
5097 #define MC_CMD_NVRAM_READ_IN_V2_OFFSET_LEN 4
5098 /* amount to read in bytes */
5099 #define MC_CMD_NVRAM_READ_IN_V2_LENGTH_OFST 8
5100 #define MC_CMD_NVRAM_READ_IN_V2_LENGTH_LEN 4
5101 /* Optional control info. If a partition is stored with an A/B versioning
5102  * scheme (i.e. in more than one physical partition in NVRAM) the host can set
5103  * this to control which underlying physical partition is used to read data
5104  * from. This allows it to perform a read-modify-write-verify with the write
5105  * lock continuously held by calling NVRAM_UPDATE_START, reading the old
5106  * contents using MODE=TARGET_CURRENT, overwriting the old partition and then
5107  * verifying by reading with MODE=TARGET_BACKUP.
5108  */
5109 #define MC_CMD_NVRAM_READ_IN_V2_MODE_OFST 12
5110 #define MC_CMD_NVRAM_READ_IN_V2_MODE_LEN 4
5111 /* enum: Same as omitting MODE: caller sees data in current partition unless it
5112  * holds the write lock in which case it sees data in the partition it is
5113  * updating.
5114  */
5115 #define MC_CMD_NVRAM_READ_IN_V2_DEFAULT 0x0
5116 /* enum: Read from the current partition of an A/B pair, even if holding the
5117  * write lock.
5118  */
5119 #define MC_CMD_NVRAM_READ_IN_V2_TARGET_CURRENT 0x1
5120 /* enum: Read from the non-current (i.e. to be updated) partition of an A/B
5121  * pair
5122  */
5123 #define MC_CMD_NVRAM_READ_IN_V2_TARGET_BACKUP 0x2
5124
5125 /* MC_CMD_NVRAM_READ_OUT msgresponse */
5126 #define MC_CMD_NVRAM_READ_OUT_LENMIN 1
5127 #define MC_CMD_NVRAM_READ_OUT_LENMAX 252
5128 #define MC_CMD_NVRAM_READ_OUT_LENMAX_MCDI2 1020
5129 #define MC_CMD_NVRAM_READ_OUT_LEN(num) (0+1*(num))
5130 #define MC_CMD_NVRAM_READ_OUT_READ_BUFFER_OFST 0
5131 #define MC_CMD_NVRAM_READ_OUT_READ_BUFFER_LEN 1
5132 #define MC_CMD_NVRAM_READ_OUT_READ_BUFFER_MINNUM 1
5133 #define MC_CMD_NVRAM_READ_OUT_READ_BUFFER_MAXNUM 252
5134 #define MC_CMD_NVRAM_READ_OUT_READ_BUFFER_MAXNUM_MCDI2 1020
5135
5136
5137 /***********************************/
5138 /* MC_CMD_NVRAM_WRITE
5139  * Write data to a virtual NVRAM partition. Locks required: PHY_LOCK if
5140  * type==*PHY*. Returns: 0, EINVAL (bad type/offset/length), EACCES (if
5141  * PHY_LOCK required and not held)
5142  */
5143 #define MC_CMD_NVRAM_WRITE 0x3a
5144 #undef  MC_CMD_0x3a_PRIVILEGE_CTG
5145
5146 #define MC_CMD_0x3a_PRIVILEGE_CTG SRIOV_CTG_ADMIN
5147
5148 /* MC_CMD_NVRAM_WRITE_IN msgrequest */
5149 #define MC_CMD_NVRAM_WRITE_IN_LENMIN 13
5150 #define MC_CMD_NVRAM_WRITE_IN_LENMAX 252
5151 #define MC_CMD_NVRAM_WRITE_IN_LENMAX_MCDI2 1020
5152 #define MC_CMD_NVRAM_WRITE_IN_LEN(num) (12+1*(num))
5153 #define MC_CMD_NVRAM_WRITE_IN_TYPE_OFST 0
5154 #define MC_CMD_NVRAM_WRITE_IN_TYPE_LEN 4
5155 /*            Enum values, see field(s): */
5156 /*               MC_CMD_NVRAM_TYPES/MC_CMD_NVRAM_TYPES_OUT/TYPES */
5157 #define MC_CMD_NVRAM_WRITE_IN_OFFSET_OFST 4
5158 #define MC_CMD_NVRAM_WRITE_IN_OFFSET_LEN 4
5159 #define MC_CMD_NVRAM_WRITE_IN_LENGTH_OFST 8
5160 #define MC_CMD_NVRAM_WRITE_IN_LENGTH_LEN 4
5161 #define MC_CMD_NVRAM_WRITE_IN_WRITE_BUFFER_OFST 12
5162 #define MC_CMD_NVRAM_WRITE_IN_WRITE_BUFFER_LEN 1
5163 #define MC_CMD_NVRAM_WRITE_IN_WRITE_BUFFER_MINNUM 1
5164 #define MC_CMD_NVRAM_WRITE_IN_WRITE_BUFFER_MAXNUM 240
5165 #define MC_CMD_NVRAM_WRITE_IN_WRITE_BUFFER_MAXNUM_MCDI2 1008
5166
5167 /* MC_CMD_NVRAM_WRITE_OUT msgresponse */
5168 #define MC_CMD_NVRAM_WRITE_OUT_LEN 0
5169
5170
5171 /***********************************/
5172 /* MC_CMD_NVRAM_ERASE
5173  * Erase sector(s) from a virtual NVRAM partition. Locks required: PHY_LOCK if
5174  * type==*PHY*. Returns: 0, EINVAL (bad type/offset/length), EACCES (if
5175  * PHY_LOCK required and not held)
5176  */
5177 #define MC_CMD_NVRAM_ERASE 0x3b
5178 #undef  MC_CMD_0x3b_PRIVILEGE_CTG
5179
5180 #define MC_CMD_0x3b_PRIVILEGE_CTG SRIOV_CTG_ADMIN
5181
5182 /* MC_CMD_NVRAM_ERASE_IN msgrequest */
5183 #define MC_CMD_NVRAM_ERASE_IN_LEN 12
5184 #define MC_CMD_NVRAM_ERASE_IN_TYPE_OFST 0
5185 #define MC_CMD_NVRAM_ERASE_IN_TYPE_LEN 4
5186 /*            Enum values, see field(s): */
5187 /*               MC_CMD_NVRAM_TYPES/MC_CMD_NVRAM_TYPES_OUT/TYPES */
5188 #define MC_CMD_NVRAM_ERASE_IN_OFFSET_OFST 4
5189 #define MC_CMD_NVRAM_ERASE_IN_OFFSET_LEN 4
5190 #define MC_CMD_NVRAM_ERASE_IN_LENGTH_OFST 8
5191 #define MC_CMD_NVRAM_ERASE_IN_LENGTH_LEN 4
5192
5193 /* MC_CMD_NVRAM_ERASE_OUT msgresponse */
5194 #define MC_CMD_NVRAM_ERASE_OUT_LEN 0
5195
5196
5197 /***********************************/
5198 /* MC_CMD_NVRAM_UPDATE_FINISH
5199  * Finish a group of update operations on a virtual NVRAM partition. Locks
5200  * required: PHY_LOCK if type==*PHY*. Returns: 0, EINVAL (bad type/offset/
5201  * length), EACCES (if PHY_LOCK required and not held). In an adapter bound to
5202  * a TSA controller, MC_CMD_NVRAM_UPDATE_FINISH can only be used on a subset of
5203  * partition types i.e. static config, dynamic config and expansion ROM config.
5204  * Attempting to perform this operation on a restricted partition will return
5205  * the error EPERM.
5206  */
5207 #define MC_CMD_NVRAM_UPDATE_FINISH 0x3c
5208 #undef  MC_CMD_0x3c_PRIVILEGE_CTG
5209
5210 #define MC_CMD_0x3c_PRIVILEGE_CTG SRIOV_CTG_ADMIN
5211
5212 /* MC_CMD_NVRAM_UPDATE_FINISH_IN msgrequest: Legacy NVRAM_UPDATE_FINISH
5213  * request. Use NVRAM_UPDATE_FINISH_V2_IN in new code
5214  */
5215 #define MC_CMD_NVRAM_UPDATE_FINISH_IN_LEN 8
5216 #define MC_CMD_NVRAM_UPDATE_FINISH_IN_TYPE_OFST 0
5217 #define MC_CMD_NVRAM_UPDATE_FINISH_IN_TYPE_LEN 4
5218 /*            Enum values, see field(s): */
5219 /*               MC_CMD_NVRAM_TYPES/MC_CMD_NVRAM_TYPES_OUT/TYPES */
5220 #define MC_CMD_NVRAM_UPDATE_FINISH_IN_REBOOT_OFST 4
5221 #define MC_CMD_NVRAM_UPDATE_FINISH_IN_REBOOT_LEN 4
5222
5223 /* MC_CMD_NVRAM_UPDATE_FINISH_V2_IN msgrequest: Extended NVRAM_UPDATE_FINISH
5224  * request with additional flags indicating version of NVRAM_UPDATE commands in
5225  * use. See MC_CMD_NVRAM_UPDATE_FINISH_V2_OUT for details of extended
5226  * functionality. Use paired up with NVRAM_UPDATE_START_V2_IN.
5227  */
5228 #define MC_CMD_NVRAM_UPDATE_FINISH_V2_IN_LEN 12
5229 #define MC_CMD_NVRAM_UPDATE_FINISH_V2_IN_TYPE_OFST 0
5230 #define MC_CMD_NVRAM_UPDATE_FINISH_V2_IN_TYPE_LEN 4
5231 /*            Enum values, see field(s): */
5232 /*               MC_CMD_NVRAM_TYPES/MC_CMD_NVRAM_TYPES_OUT/TYPES */
5233 #define MC_CMD_NVRAM_UPDATE_FINISH_V2_IN_REBOOT_OFST 4
5234 #define MC_CMD_NVRAM_UPDATE_FINISH_V2_IN_REBOOT_LEN 4
5235 #define MC_CMD_NVRAM_UPDATE_FINISH_V2_IN_FLAGS_OFST 8
5236 #define MC_CMD_NVRAM_UPDATE_FINISH_V2_IN_FLAGS_LEN 4
5237 #define MC_CMD_NVRAM_UPDATE_FINISH_V2_IN_FLAG_REPORT_VERIFY_RESULT_LBN 0
5238 #define MC_CMD_NVRAM_UPDATE_FINISH_V2_IN_FLAG_REPORT_VERIFY_RESULT_WIDTH 1
5239
5240 /* MC_CMD_NVRAM_UPDATE_FINISH_OUT msgresponse: Legacy NVRAM_UPDATE_FINISH
5241  * response. Use NVRAM_UPDATE_FINISH_V2_OUT in new code
5242  */
5243 #define MC_CMD_NVRAM_UPDATE_FINISH_OUT_LEN 0
5244
5245 /* MC_CMD_NVRAM_UPDATE_FINISH_V2_OUT msgresponse:
5246  *
5247  * Extended NVRAM_UPDATE_FINISH response that communicates the result of secure
5248  * firmware validation where applicable back to the host.
5249  *
5250  * Medford only: For signed firmware images, such as those for medford, the MC
5251  * firmware verifies the signature before marking the firmware image as valid.
5252  * This process takes a few seconds to complete. So is likely to take more than
5253  * the MCDI timeout. Hence signature verification is initiated when
5254  * MC_CMD_NVRAM_UPDATE_FINISH_V2_IN is received by the firmware, however, the
5255  * MCDI command is run in a background MCDI processing thread. This response
5256  * payload includes the results of the signature verification. Note that the
5257  * per-partition nvram lock in firmware is only released after the verification
5258  * has completed.
5259  */
5260 #define MC_CMD_NVRAM_UPDATE_FINISH_V2_OUT_LEN 4
5261 /* Result of nvram update completion processing */
5262 #define MC_CMD_NVRAM_UPDATE_FINISH_V2_OUT_RESULT_CODE_OFST 0
5263 #define MC_CMD_NVRAM_UPDATE_FINISH_V2_OUT_RESULT_CODE_LEN 4
5264 /* enum: Invalid return code; only non-zero values are defined. Defined as
5265  * unknown for backwards compatibility with NVRAM_UPDATE_FINISH_OUT.
5266  */
5267 #define MC_CMD_NVRAM_VERIFY_RC_UNKNOWN 0x0
5268 /* enum: Verify succeeded without any errors. */
5269 #define MC_CMD_NVRAM_VERIFY_RC_SUCCESS 0x1
5270 /* enum: CMS format verification failed due to an internal error. */
5271 #define MC_CMD_NVRAM_VERIFY_RC_CMS_CHECK_FAILED 0x2
5272 /* enum: Invalid CMS format in image metadata. */
5273 #define MC_CMD_NVRAM_VERIFY_RC_INVALID_CMS_FORMAT 0x3
5274 /* enum: Message digest verification failed due to an internal error. */
5275 #define MC_CMD_NVRAM_VERIFY_RC_MESSAGE_DIGEST_CHECK_FAILED 0x4
5276 /* enum: Error in message digest calculated over the reflash-header, payload
5277  * and reflash-trailer.
5278  */
5279 #define MC_CMD_NVRAM_VERIFY_RC_BAD_MESSAGE_DIGEST 0x5
5280 /* enum: Signature verification failed due to an internal error. */
5281 #define MC_CMD_NVRAM_VERIFY_RC_SIGNATURE_CHECK_FAILED 0x6
5282 /* enum: There are no valid signatures in the image. */
5283 #define MC_CMD_NVRAM_VERIFY_RC_NO_VALID_SIGNATURES 0x7
5284 /* enum: Trusted approvers verification failed due to an internal error. */
5285 #define MC_CMD_NVRAM_VERIFY_RC_TRUSTED_APPROVERS_CHECK_FAILED 0x8
5286 /* enum: The Trusted approver's list is empty. */
5287 #define MC_CMD_NVRAM_VERIFY_RC_NO_TRUSTED_APPROVERS 0x9
5288 /* enum: Signature chain verification failed due to an internal error. */
5289 #define MC_CMD_NVRAM_VERIFY_RC_SIGNATURE_CHAIN_CHECK_FAILED 0xa
5290 /* enum: The signers of the signatures in the image are not listed in the
5291  * Trusted approver's list.
5292  */
5293 #define MC_CMD_NVRAM_VERIFY_RC_NO_SIGNATURE_MATCH 0xb
5294 /* enum: The image contains a test-signed certificate, but the adapter accepts
5295  * only production signed images.
5296  */
5297 #define MC_CMD_NVRAM_VERIFY_RC_REJECT_TEST_SIGNED 0xc
5298 /* enum: The image has a lower security level than the current firmware. */
5299 #define MC_CMD_NVRAM_VERIFY_RC_SECURITY_LEVEL_DOWNGRADE 0xd
5300
5301
5302 /***********************************/
5303 /* MC_CMD_REBOOT
5304  * Reboot the MC.
5305  *
5306  * The AFTER_ASSERTION flag is intended to be used when the driver notices an
5307  * assertion failure (at which point it is expected to perform a complete tear
5308  * down and reinitialise), to allow both ports to reset the MC once in an
5309  * atomic fashion.
5310  *
5311  * Production mc firmwares are generally compiled with REBOOT_ON_ASSERT=1,
5312  * which means that they will automatically reboot out of the assertion
5313  * handler, so this is in practise an optional operation. It is still
5314  * recommended that drivers execute this to support custom firmwares with
5315  * REBOOT_ON_ASSERT=0.
5316  *
5317  * Locks required: NONE Returns: Nothing. You get back a response with ERR=1,
5318  * DATALEN=0
5319  */
5320 #define MC_CMD_REBOOT 0x3d
5321 #undef  MC_CMD_0x3d_PRIVILEGE_CTG
5322
5323 #define MC_CMD_0x3d_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
5324
5325 /* MC_CMD_REBOOT_IN msgrequest */
5326 #define MC_CMD_REBOOT_IN_LEN 4
5327 #define MC_CMD_REBOOT_IN_FLAGS_OFST 0
5328 #define MC_CMD_REBOOT_IN_FLAGS_LEN 4
5329 #define MC_CMD_REBOOT_FLAGS_AFTER_ASSERTION 0x1 /* enum */
5330
5331 /* MC_CMD_REBOOT_OUT msgresponse */
5332 #define MC_CMD_REBOOT_OUT_LEN 0
5333
5334
5335 /***********************************/
5336 /* MC_CMD_SCHEDINFO
5337  * Request scheduler info. Locks required: NONE. Returns: An array of
5338  * (timeslice,maximum overrun), one for each thread, in ascending order of
5339  * thread address.
5340  */
5341 #define MC_CMD_SCHEDINFO 0x3e
5342 #undef  MC_CMD_0x3e_PRIVILEGE_CTG
5343
5344 #define MC_CMD_0x3e_PRIVILEGE_CTG SRIOV_CTG_ADMIN
5345
5346 /* MC_CMD_SCHEDINFO_IN msgrequest */
5347 #define MC_CMD_SCHEDINFO_IN_LEN 0
5348
5349 /* MC_CMD_SCHEDINFO_OUT msgresponse */
5350 #define MC_CMD_SCHEDINFO_OUT_LENMIN 4
5351 #define MC_CMD_SCHEDINFO_OUT_LENMAX 252
5352 #define MC_CMD_SCHEDINFO_OUT_LENMAX_MCDI2 1020
5353 #define MC_CMD_SCHEDINFO_OUT_LEN(num) (0+4*(num))
5354 #define MC_CMD_SCHEDINFO_OUT_DATA_OFST 0
5355 #define MC_CMD_SCHEDINFO_OUT_DATA_LEN 4
5356 #define MC_CMD_SCHEDINFO_OUT_DATA_MINNUM 1
5357 #define MC_CMD_SCHEDINFO_OUT_DATA_MAXNUM 63
5358 #define MC_CMD_SCHEDINFO_OUT_DATA_MAXNUM_MCDI2 255
5359
5360
5361 /***********************************/
5362 /* MC_CMD_REBOOT_MODE
5363  * Set the mode for the next MC reboot. Locks required: NONE. Sets the reboot
5364  * mode to the specified value. Returns the old mode.
5365  */
5366 #define MC_CMD_REBOOT_MODE 0x3f
5367 #undef  MC_CMD_0x3f_PRIVILEGE_CTG
5368
5369 #define MC_CMD_0x3f_PRIVILEGE_CTG SRIOV_CTG_INSECURE
5370
5371 /* MC_CMD_REBOOT_MODE_IN msgrequest */
5372 #define MC_CMD_REBOOT_MODE_IN_LEN 4
5373 #define MC_CMD_REBOOT_MODE_IN_VALUE_OFST 0
5374 #define MC_CMD_REBOOT_MODE_IN_VALUE_LEN 4
5375 /* enum: Normal. */
5376 #define MC_CMD_REBOOT_MODE_NORMAL 0x0
5377 /* enum: Power-on Reset. */
5378 #define MC_CMD_REBOOT_MODE_POR 0x2
5379 /* enum: Snapper. */
5380 #define MC_CMD_REBOOT_MODE_SNAPPER 0x3
5381 /* enum: snapper fake POR */
5382 #define MC_CMD_REBOOT_MODE_SNAPPER_POR 0x4
5383 #define MC_CMD_REBOOT_MODE_IN_FAKE_LBN 7
5384 #define MC_CMD_REBOOT_MODE_IN_FAKE_WIDTH 1
5385
5386 /* MC_CMD_REBOOT_MODE_OUT msgresponse */
5387 #define MC_CMD_REBOOT_MODE_OUT_LEN 4
5388 #define MC_CMD_REBOOT_MODE_OUT_VALUE_OFST 0
5389 #define MC_CMD_REBOOT_MODE_OUT_VALUE_LEN 4
5390
5391
5392 /***********************************/
5393 /* MC_CMD_SENSOR_INFO
5394  * Returns information about every available sensor.
5395  *
5396  * Each sensor has a single (16bit) value, and a corresponding state. The
5397  * mapping between value and state is nominally determined by the MC, but may
5398  * be implemented using up to 2 ranges per sensor.
5399  *
5400  * This call returns a mask (32bit) of the sensors that are supported by this
5401  * platform, then an array of sensor information structures, in order of sensor
5402  * type (but without gaps for unimplemented sensors). Each structure defines
5403  * the ranges for the corresponding sensor. An unused range is indicated by
5404  * equal limit values. If one range is used, a value outside that range results
5405  * in STATE_FATAL. If two ranges are used, a value outside the second range
5406  * results in STATE_FATAL while a value outside the first and inside the second
5407  * range results in STATE_WARNING.
5408  *
5409  * Sensor masks and sensor information arrays are organised into pages. For
5410  * backward compatibility, older host software can only use sensors in page 0.
5411  * Bit 32 in the sensor mask was previously unused, and is no reserved for use
5412  * as the next page flag.
5413  *
5414  * If the request does not contain a PAGE value then firmware will only return
5415  * page 0 of sensor information, with bit 31 in the sensor mask cleared.
5416  *
5417  * If the request contains a PAGE value then firmware responds with the sensor
5418  * mask and sensor information array for that page of sensors. In this case bit
5419  * 31 in the mask is set if another page exists.
5420  *
5421  * Locks required: None Returns: 0
5422  */
5423 #define MC_CMD_SENSOR_INFO 0x41
5424 #undef  MC_CMD_0x41_PRIVILEGE_CTG
5425
5426 #define MC_CMD_0x41_PRIVILEGE_CTG SRIOV_CTG_GENERAL
5427
5428 /* MC_CMD_SENSOR_INFO_IN msgrequest */
5429 #define MC_CMD_SENSOR_INFO_IN_LEN 0
5430
5431 /* MC_CMD_SENSOR_INFO_EXT_IN msgrequest */
5432 #define MC_CMD_SENSOR_INFO_EXT_IN_LEN 4
5433 /* Which page of sensors to report.
5434  *
5435  * Page 0 contains sensors 0 to 30 (sensor 31 is the next page bit).
5436  *
5437  * Page 1 contains sensors 32 to 62 (sensor 63 is the next page bit). etc.
5438  */
5439 #define MC_CMD_SENSOR_INFO_EXT_IN_PAGE_OFST 0
5440 #define MC_CMD_SENSOR_INFO_EXT_IN_PAGE_LEN 4
5441
5442 /* MC_CMD_SENSOR_INFO_EXT_IN_V2 msgrequest */
5443 #define MC_CMD_SENSOR_INFO_EXT_IN_V2_LEN 8
5444 /* Which page of sensors to report.
5445  *
5446  * Page 0 contains sensors 0 to 30 (sensor 31 is the next page bit).
5447  *
5448  * Page 1 contains sensors 32 to 62 (sensor 63 is the next page bit). etc.
5449  */
5450 #define MC_CMD_SENSOR_INFO_EXT_IN_V2_PAGE_OFST 0
5451 #define MC_CMD_SENSOR_INFO_EXT_IN_V2_PAGE_LEN 4
5452 /* Flags controlling information retrieved */
5453 #define MC_CMD_SENSOR_INFO_EXT_IN_V2_FLAGS_OFST 4
5454 #define MC_CMD_SENSOR_INFO_EXT_IN_V2_FLAGS_LEN 4
5455 #define MC_CMD_SENSOR_INFO_EXT_IN_V2_ENGINEERING_LBN 0
5456 #define MC_CMD_SENSOR_INFO_EXT_IN_V2_ENGINEERING_WIDTH 1
5457
5458 /* MC_CMD_SENSOR_INFO_OUT msgresponse */
5459 #define MC_CMD_SENSOR_INFO_OUT_LENMIN 4
5460 #define MC_CMD_SENSOR_INFO_OUT_LENMAX 252
5461 #define MC_CMD_SENSOR_INFO_OUT_LENMAX_MCDI2 1020
5462 #define MC_CMD_SENSOR_INFO_OUT_LEN(num) (4+8*(num))
5463 #define MC_CMD_SENSOR_INFO_OUT_MASK_OFST 0
5464 #define MC_CMD_SENSOR_INFO_OUT_MASK_LEN 4
5465 /* enum: Controller temperature: degC */
5466 #define MC_CMD_SENSOR_CONTROLLER_TEMP 0x0
5467 /* enum: Phy common temperature: degC */
5468 #define MC_CMD_SENSOR_PHY_COMMON_TEMP 0x1
5469 /* enum: Controller cooling: bool */
5470 #define MC_CMD_SENSOR_CONTROLLER_COOLING 0x2
5471 /* enum: Phy 0 temperature: degC */
5472 #define MC_CMD_SENSOR_PHY0_TEMP 0x3
5473 /* enum: Phy 0 cooling: bool */
5474 #define MC_CMD_SENSOR_PHY0_COOLING 0x4
5475 /* enum: Phy 1 temperature: degC */
5476 #define MC_CMD_SENSOR_PHY1_TEMP 0x5
5477 /* enum: Phy 1 cooling: bool */
5478 #define MC_CMD_SENSOR_PHY1_COOLING 0x6
5479 /* enum: 1.0v power: mV */
5480 #define MC_CMD_SENSOR_IN_1V0 0x7
5481 /* enum: 1.2v power: mV */
5482 #define MC_CMD_SENSOR_IN_1V2 0x8
5483 /* enum: 1.8v power: mV */
5484 #define MC_CMD_SENSOR_IN_1V8 0x9
5485 /* enum: 2.5v power: mV */
5486 #define MC_CMD_SENSOR_IN_2V5 0xa
5487 /* enum: 3.3v power: mV */
5488 #define MC_CMD_SENSOR_IN_3V3 0xb
5489 /* enum: 12v power: mV */
5490 #define MC_CMD_SENSOR_IN_12V0 0xc
5491 /* enum: 1.2v analogue power: mV */
5492 #define MC_CMD_SENSOR_IN_1V2A 0xd
5493 /* enum: reference voltage: mV */
5494 #define MC_CMD_SENSOR_IN_VREF 0xe
5495 /* enum: AOE FPGA power: mV */
5496 #define MC_CMD_SENSOR_OUT_VAOE 0xf
5497 /* enum: AOE FPGA temperature: degC */
5498 #define MC_CMD_SENSOR_AOE_TEMP 0x10
5499 /* enum: AOE FPGA PSU temperature: degC */
5500 #define MC_CMD_SENSOR_PSU_AOE_TEMP 0x11
5501 /* enum: AOE PSU temperature: degC */
5502 #define MC_CMD_SENSOR_PSU_TEMP 0x12
5503 /* enum: Fan 0 speed: RPM */
5504 #define MC_CMD_SENSOR_FAN_0 0x13
5505 /* enum: Fan 1 speed: RPM */
5506 #define MC_CMD_SENSOR_FAN_1 0x14
5507 /* enum: Fan 2 speed: RPM */
5508 #define MC_CMD_SENSOR_FAN_2 0x15
5509 /* enum: Fan 3 speed: RPM */
5510 #define MC_CMD_SENSOR_FAN_3 0x16
5511 /* enum: Fan 4 speed: RPM */
5512 #define MC_CMD_SENSOR_FAN_4 0x17
5513 /* enum: AOE FPGA input power: mV */
5514 #define MC_CMD_SENSOR_IN_VAOE 0x18
5515 /* enum: AOE FPGA current: mA */
5516 #define MC_CMD_SENSOR_OUT_IAOE 0x19
5517 /* enum: AOE FPGA input current: mA */
5518 #define MC_CMD_SENSOR_IN_IAOE 0x1a
5519 /* enum: NIC power consumption: W */
5520 #define MC_CMD_SENSOR_NIC_POWER 0x1b
5521 /* enum: 0.9v power voltage: mV */
5522 #define MC_CMD_SENSOR_IN_0V9 0x1c
5523 /* enum: 0.9v power current: mA */
5524 #define MC_CMD_SENSOR_IN_I0V9 0x1d
5525 /* enum: 1.2v power current: mA */
5526 #define MC_CMD_SENSOR_IN_I1V2 0x1e
5527 /* enum: Not a sensor: reserved for the next page flag */
5528 #define MC_CMD_SENSOR_PAGE0_NEXT 0x1f
5529 /* enum: 0.9v power voltage (at ADC): mV */
5530 #define MC_CMD_SENSOR_IN_0V9_ADC 0x20
5531 /* enum: Controller temperature 2: degC */
5532 #define MC_CMD_SENSOR_CONTROLLER_2_TEMP 0x21
5533 /* enum: Voltage regulator internal temperature: degC */
5534 #define MC_CMD_SENSOR_VREG_INTERNAL_TEMP 0x22
5535 /* enum: 0.9V voltage regulator temperature: degC */
5536 #define MC_CMD_SENSOR_VREG_0V9_TEMP 0x23
5537 /* enum: 1.2V voltage regulator temperature: degC */
5538 #define MC_CMD_SENSOR_VREG_1V2_TEMP 0x24
5539 /* enum: controller internal temperature sensor voltage (internal ADC): mV */
5540 #define MC_CMD_SENSOR_CONTROLLER_VPTAT 0x25
5541 /* enum: controller internal temperature (internal ADC): degC */
5542 #define MC_CMD_SENSOR_CONTROLLER_INTERNAL_TEMP 0x26
5543 /* enum: controller internal temperature sensor voltage (external ADC): mV */
5544 #define MC_CMD_SENSOR_CONTROLLER_VPTAT_EXTADC 0x27
5545 /* enum: controller internal temperature (external ADC): degC */
5546 #define MC_CMD_SENSOR_CONTROLLER_INTERNAL_TEMP_EXTADC 0x28
5547 /* enum: ambient temperature: degC */
5548 #define MC_CMD_SENSOR_AMBIENT_TEMP 0x29
5549 /* enum: air flow: bool */
5550 #define MC_CMD_SENSOR_AIRFLOW 0x2a
5551 /* enum: voltage between VSS08D and VSS08D at CSR: mV */
5552 #define MC_CMD_SENSOR_VDD08D_VSS08D_CSR 0x2b
5553 /* enum: voltage between VSS08D and VSS08D at CSR (external ADC): mV */
5554 #define MC_CMD_SENSOR_VDD08D_VSS08D_CSR_EXTADC 0x2c
5555 /* enum: Hotpoint temperature: degC */
5556 #define MC_CMD_SENSOR_HOTPOINT_TEMP 0x2d
5557 /* enum: Port 0 PHY power switch over-current: bool */
5558 #define MC_CMD_SENSOR_PHY_POWER_PORT0 0x2e
5559 /* enum: Port 1 PHY power switch over-current: bool */
5560 #define MC_CMD_SENSOR_PHY_POWER_PORT1 0x2f
5561 /* enum: Mop-up microcontroller reference voltage: mV */
5562 #define MC_CMD_SENSOR_MUM_VCC 0x30
5563 /* enum: 0.9v power phase A voltage: mV */
5564 #define MC_CMD_SENSOR_IN_0V9_A 0x31
5565 /* enum: 0.9v power phase A current: mA */
5566 #define MC_CMD_SENSOR_IN_I0V9_A 0x32
5567 /* enum: 0.9V voltage regulator phase A temperature: degC */
5568 #define MC_CMD_SENSOR_VREG_0V9_A_TEMP 0x33
5569 /* enum: 0.9v power phase B voltage: mV */
5570 #define MC_CMD_SENSOR_IN_0V9_B 0x34
5571 /* enum: 0.9v power phase B current: mA */
5572 #define MC_CMD_SENSOR_IN_I0V9_B 0x35
5573 /* enum: 0.9V voltage regulator phase B temperature: degC */
5574 #define MC_CMD_SENSOR_VREG_0V9_B_TEMP 0x36
5575 /* enum: CCOM AVREG 1v2 supply (interval ADC): mV */
5576 #define MC_CMD_SENSOR_CCOM_AVREG_1V2_SUPPLY 0x37
5577 /* enum: CCOM AVREG 1v2 supply (external ADC): mV */
5578 #define MC_CMD_SENSOR_CCOM_AVREG_1V2_SUPPLY_EXTADC 0x38
5579 /* enum: CCOM AVREG 1v8 supply (interval ADC): mV */
5580 #define MC_CMD_SENSOR_CCOM_AVREG_1V8_SUPPLY 0x39
5581 /* enum: CCOM AVREG 1v8 supply (external ADC): mV */
5582 #define MC_CMD_SENSOR_CCOM_AVREG_1V8_SUPPLY_EXTADC 0x3a
5583 /* enum: CCOM RTS temperature: degC */
5584 #define MC_CMD_SENSOR_CONTROLLER_RTS 0x3b
5585 /* enum: Not a sensor: reserved for the next page flag */
5586 #define MC_CMD_SENSOR_PAGE1_NEXT 0x3f
5587 /* enum: controller internal temperature sensor voltage on master core
5588  * (internal ADC): mV
5589  */
5590 #define MC_CMD_SENSOR_CONTROLLER_MASTER_VPTAT 0x40
5591 /* enum: controller internal temperature on master core (internal ADC): degC */
5592 #define MC_CMD_SENSOR_CONTROLLER_MASTER_INTERNAL_TEMP 0x41
5593 /* enum: controller internal temperature sensor voltage on master core
5594  * (external ADC): mV
5595  */
5596 #define MC_CMD_SENSOR_CONTROLLER_MASTER_VPTAT_EXTADC 0x42
5597 /* enum: controller internal temperature on master core (external ADC): degC */
5598 #define MC_CMD_SENSOR_CONTROLLER_MASTER_INTERNAL_TEMP_EXTADC 0x43
5599 /* enum: controller internal temperature on slave core sensor voltage (internal
5600  * ADC): mV
5601  */
5602 #define MC_CMD_SENSOR_CONTROLLER_SLAVE_VPTAT 0x44
5603 /* enum: controller internal temperature on slave core (internal ADC): degC */
5604 #define MC_CMD_SENSOR_CONTROLLER_SLAVE_INTERNAL_TEMP 0x45
5605 /* enum: controller internal temperature on slave core sensor voltage (external
5606  * ADC): mV
5607  */
5608 #define MC_CMD_SENSOR_CONTROLLER_SLAVE_VPTAT_EXTADC 0x46
5609 /* enum: controller internal temperature on slave core (external ADC): degC */
5610 #define MC_CMD_SENSOR_CONTROLLER_SLAVE_INTERNAL_TEMP_EXTADC 0x47
5611 /* enum: Voltage supplied to the SODIMMs from their power supply: mV */
5612 #define MC_CMD_SENSOR_SODIMM_VOUT 0x49
5613 /* enum: Temperature of SODIMM 0 (if installed): degC */
5614 #define MC_CMD_SENSOR_SODIMM_0_TEMP 0x4a
5615 /* enum: Temperature of SODIMM 1 (if installed): degC */
5616 #define MC_CMD_SENSOR_SODIMM_1_TEMP 0x4b
5617 /* enum: Voltage supplied to the QSFP #0 from their power supply: mV */
5618 #define MC_CMD_SENSOR_PHY0_VCC 0x4c
5619 /* enum: Voltage supplied to the QSFP #1 from their power supply: mV */
5620 #define MC_CMD_SENSOR_PHY1_VCC 0x4d
5621 /* enum: Controller die temperature (TDIODE): degC */
5622 #define MC_CMD_SENSOR_CONTROLLER_TDIODE_TEMP 0x4e
5623 /* enum: Board temperature (front): degC */
5624 #define MC_CMD_SENSOR_BOARD_FRONT_TEMP 0x4f
5625 /* enum: Board temperature (back): degC */
5626 #define MC_CMD_SENSOR_BOARD_BACK_TEMP 0x50
5627 /* enum: 1.8v power current: mA */
5628 #define MC_CMD_SENSOR_IN_I1V8 0x51
5629 /* enum: 2.5v power current: mA */
5630 #define MC_CMD_SENSOR_IN_I2V5 0x52
5631 /* enum: 3.3v power current: mA */
5632 #define MC_CMD_SENSOR_IN_I3V3 0x53
5633 /* enum: 12v power current: mA */
5634 #define MC_CMD_SENSOR_IN_I12V0 0x54
5635 /* enum: 1.3v power: mV */
5636 #define MC_CMD_SENSOR_IN_1V3 0x55
5637 /* enum: 1.3v power current: mA */
5638 #define MC_CMD_SENSOR_IN_I1V3 0x56
5639 /* enum: Engineering sensor 1 */
5640 #define MC_CMD_SENSOR_ENGINEERING_1 0x57
5641 /* enum: Engineering sensor 2 */
5642 #define MC_CMD_SENSOR_ENGINEERING_2 0x58
5643 /* enum: Engineering sensor 3 */
5644 #define MC_CMD_SENSOR_ENGINEERING_3 0x59
5645 /* enum: Engineering sensor 4 */
5646 #define MC_CMD_SENSOR_ENGINEERING_4 0x5a
5647 /* enum: Engineering sensor 5 */
5648 #define MC_CMD_SENSOR_ENGINEERING_5 0x5b
5649 /* enum: Engineering sensor 6 */
5650 #define MC_CMD_SENSOR_ENGINEERING_6 0x5c
5651 /* enum: Engineering sensor 7 */
5652 #define MC_CMD_SENSOR_ENGINEERING_7 0x5d
5653 /* enum: Engineering sensor 8 */
5654 #define MC_CMD_SENSOR_ENGINEERING_8 0x5e
5655 /* enum: Not a sensor: reserved for the next page flag */
5656 #define MC_CMD_SENSOR_PAGE2_NEXT 0x5f
5657 /* MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF */
5658 #define MC_CMD_SENSOR_ENTRY_OFST 4
5659 #define MC_CMD_SENSOR_ENTRY_LEN 8
5660 #define MC_CMD_SENSOR_ENTRY_LO_OFST 4
5661 #define MC_CMD_SENSOR_ENTRY_HI_OFST 8
5662 #define MC_CMD_SENSOR_ENTRY_MINNUM 0
5663 #define MC_CMD_SENSOR_ENTRY_MAXNUM 31
5664 #define MC_CMD_SENSOR_ENTRY_MAXNUM_MCDI2 127
5665
5666 /* MC_CMD_SENSOR_INFO_EXT_OUT msgresponse */
5667 #define MC_CMD_SENSOR_INFO_EXT_OUT_LENMIN 4
5668 #define MC_CMD_SENSOR_INFO_EXT_OUT_LENMAX 252
5669 #define MC_CMD_SENSOR_INFO_EXT_OUT_LENMAX_MCDI2 1020
5670 #define MC_CMD_SENSOR_INFO_EXT_OUT_LEN(num) (4+8*(num))
5671 #define MC_CMD_SENSOR_INFO_EXT_OUT_MASK_OFST 0
5672 #define MC_CMD_SENSOR_INFO_EXT_OUT_MASK_LEN 4
5673 /*            Enum values, see field(s): */
5674 /*               MC_CMD_SENSOR_INFO_OUT */
5675 #define MC_CMD_SENSOR_INFO_EXT_OUT_NEXT_PAGE_LBN 31
5676 #define MC_CMD_SENSOR_INFO_EXT_OUT_NEXT_PAGE_WIDTH 1
5677 /* MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF */
5678 /*            MC_CMD_SENSOR_ENTRY_OFST 4 */
5679 /*            MC_CMD_SENSOR_ENTRY_LEN 8 */
5680 /*            MC_CMD_SENSOR_ENTRY_LO_OFST 4 */
5681 /*            MC_CMD_SENSOR_ENTRY_HI_OFST 8 */
5682 /*            MC_CMD_SENSOR_ENTRY_MINNUM 0 */
5683 /*            MC_CMD_SENSOR_ENTRY_MAXNUM 31 */
5684 /*            MC_CMD_SENSOR_ENTRY_MAXNUM_MCDI2 127 */
5685
5686 /* MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF structuredef */
5687 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_LEN 8
5688 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_MIN1_OFST 0
5689 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_MIN1_LEN 2
5690 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_MIN1_LBN 0
5691 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_MIN1_WIDTH 16
5692 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_MAX1_OFST 2
5693 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_MAX1_LEN 2
5694 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_MAX1_LBN 16
5695 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_MAX1_WIDTH 16
5696 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_MIN2_OFST 4
5697 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_MIN2_LEN 2
5698 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_MIN2_LBN 32
5699 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_MIN2_WIDTH 16
5700 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_MAX2_OFST 6
5701 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_MAX2_LEN 2
5702 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_MAX2_LBN 48
5703 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_MAX2_WIDTH 16
5704
5705
5706 /***********************************/
5707 /* MC_CMD_READ_SENSORS
5708  * Returns the current reading from each sensor. DMAs an array of sensor
5709  * readings, in order of sensor type (but without gaps for unimplemented
5710  * sensors), into host memory. Each array element is a
5711  * MC_CMD_SENSOR_VALUE_ENTRY_TYPEDEF dword.
5712  *
5713  * If the request does not contain the LENGTH field then only sensors 0 to 30
5714  * are reported, to avoid DMA buffer overflow in older host software. If the
5715  * sensor reading require more space than the LENGTH allows, then return
5716  * EINVAL.
5717  *
5718  * The MC will send a SENSOREVT event every time any sensor changes state. The
5719  * driver is responsible for ensuring that it doesn't miss any events. The
5720  * board will function normally if all sensors are in STATE_OK or
5721  * STATE_WARNING. Otherwise the board should not be expected to function.
5722  */
5723 #define MC_CMD_READ_SENSORS 0x42
5724 #undef  MC_CMD_0x42_PRIVILEGE_CTG
5725
5726 #define MC_CMD_0x42_PRIVILEGE_CTG SRIOV_CTG_GENERAL
5727
5728 /* MC_CMD_READ_SENSORS_IN msgrequest */
5729 #define MC_CMD_READ_SENSORS_IN_LEN 8
5730 /* DMA address of host buffer for sensor readings (must be 4Kbyte aligned). */
5731 #define MC_CMD_READ_SENSORS_IN_DMA_ADDR_OFST 0
5732 #define MC_CMD_READ_SENSORS_IN_DMA_ADDR_LEN 8
5733 #define MC_CMD_READ_SENSORS_IN_DMA_ADDR_LO_OFST 0
5734 #define MC_CMD_READ_SENSORS_IN_DMA_ADDR_HI_OFST 4
5735
5736 /* MC_CMD_READ_SENSORS_EXT_IN msgrequest */
5737 #define MC_CMD_READ_SENSORS_EXT_IN_LEN 12
5738 /* DMA address of host buffer for sensor readings (must be 4Kbyte aligned). */
5739 #define MC_CMD_READ_SENSORS_EXT_IN_DMA_ADDR_OFST 0
5740 #define MC_CMD_READ_SENSORS_EXT_IN_DMA_ADDR_LEN 8
5741 #define MC_CMD_READ_SENSORS_EXT_IN_DMA_ADDR_LO_OFST 0
5742 #define MC_CMD_READ_SENSORS_EXT_IN_DMA_ADDR_HI_OFST 4
5743 /* Size in bytes of host buffer. */
5744 #define MC_CMD_READ_SENSORS_EXT_IN_LENGTH_OFST 8
5745 #define MC_CMD_READ_SENSORS_EXT_IN_LENGTH_LEN 4
5746
5747 /* MC_CMD_READ_SENSORS_EXT_IN_V2 msgrequest */
5748 #define MC_CMD_READ_SENSORS_EXT_IN_V2_LEN 16
5749 /* DMA address of host buffer for sensor readings (must be 4Kbyte aligned). */
5750 #define MC_CMD_READ_SENSORS_EXT_IN_V2_DMA_ADDR_OFST 0
5751 #define MC_CMD_READ_SENSORS_EXT_IN_V2_DMA_ADDR_LEN 8
5752 #define MC_CMD_READ_SENSORS_EXT_IN_V2_DMA_ADDR_LO_OFST 0
5753 #define MC_CMD_READ_SENSORS_EXT_IN_V2_DMA_ADDR_HI_OFST 4
5754 /* Size in bytes of host buffer. */
5755 #define MC_CMD_READ_SENSORS_EXT_IN_V2_LENGTH_OFST 8
5756 #define MC_CMD_READ_SENSORS_EXT_IN_V2_LENGTH_LEN 4
5757 /* Flags controlling information retrieved */
5758 #define MC_CMD_READ_SENSORS_EXT_IN_V2_FLAGS_OFST 12
5759 #define MC_CMD_READ_SENSORS_EXT_IN_V2_FLAGS_LEN 4
5760 #define MC_CMD_READ_SENSORS_EXT_IN_V2_ENGINEERING_LBN 0
5761 #define MC_CMD_READ_SENSORS_EXT_IN_V2_ENGINEERING_WIDTH 1
5762
5763 /* MC_CMD_READ_SENSORS_OUT msgresponse */
5764 #define MC_CMD_READ_SENSORS_OUT_LEN 0
5765
5766 /* MC_CMD_READ_SENSORS_EXT_OUT msgresponse */
5767 #define MC_CMD_READ_SENSORS_EXT_OUT_LEN 0
5768
5769 /* MC_CMD_SENSOR_VALUE_ENTRY_TYPEDEF structuredef */
5770 #define MC_CMD_SENSOR_VALUE_ENTRY_TYPEDEF_LEN 4
5771 #define MC_CMD_SENSOR_VALUE_ENTRY_TYPEDEF_VALUE_OFST 0
5772 #define MC_CMD_SENSOR_VALUE_ENTRY_TYPEDEF_VALUE_LEN 2
5773 #define MC_CMD_SENSOR_VALUE_ENTRY_TYPEDEF_VALUE_LBN 0
5774 #define MC_CMD_SENSOR_VALUE_ENTRY_TYPEDEF_VALUE_WIDTH 16
5775 #define MC_CMD_SENSOR_VALUE_ENTRY_TYPEDEF_STATE_OFST 2
5776 #define MC_CMD_SENSOR_VALUE_ENTRY_TYPEDEF_STATE_LEN 1
5777 /* enum: Ok. */
5778 #define MC_CMD_SENSOR_STATE_OK 0x0
5779 /* enum: Breached warning threshold. */
5780 #define MC_CMD_SENSOR_STATE_WARNING 0x1
5781 /* enum: Breached fatal threshold. */
5782 #define MC_CMD_SENSOR_STATE_FATAL 0x2
5783 /* enum: Fault with sensor. */
5784 #define MC_CMD_SENSOR_STATE_BROKEN 0x3
5785 /* enum: Sensor is working but does not currently have a reading. */
5786 #define MC_CMD_SENSOR_STATE_NO_READING 0x4
5787 /* enum: Sensor initialisation failed. */
5788 #define MC_CMD_SENSOR_STATE_INIT_FAILED 0x5
5789 #define MC_CMD_SENSOR_VALUE_ENTRY_TYPEDEF_STATE_LBN 16
5790 #define MC_CMD_SENSOR_VALUE_ENTRY_TYPEDEF_STATE_WIDTH 8
5791 #define MC_CMD_SENSOR_VALUE_ENTRY_TYPEDEF_TYPE_OFST 3
5792 #define MC_CMD_SENSOR_VALUE_ENTRY_TYPEDEF_TYPE_LEN 1
5793 /*            Enum values, see field(s): */
5794 /*               MC_CMD_SENSOR_INFO/MC_CMD_SENSOR_INFO_OUT/MASK */
5795 #define MC_CMD_SENSOR_VALUE_ENTRY_TYPEDEF_TYPE_LBN 24
5796 #define MC_CMD_SENSOR_VALUE_ENTRY_TYPEDEF_TYPE_WIDTH 8
5797
5798
5799 /***********************************/
5800 /* MC_CMD_GET_PHY_STATE
5801  * Report current state of PHY. A 'zombie' PHY is a PHY that has failed to boot
5802  * (e.g. due to missing or corrupted firmware). Locks required: None. Return
5803  * code: 0
5804  */
5805 #define MC_CMD_GET_PHY_STATE 0x43
5806 #undef  MC_CMD_0x43_PRIVILEGE_CTG
5807
5808 #define MC_CMD_0x43_PRIVILEGE_CTG SRIOV_CTG_GENERAL
5809
5810 /* MC_CMD_GET_PHY_STATE_IN msgrequest */
5811 #define MC_CMD_GET_PHY_STATE_IN_LEN 0
5812
5813 /* MC_CMD_GET_PHY_STATE_OUT msgresponse */
5814 #define MC_CMD_GET_PHY_STATE_OUT_LEN 4
5815 #define MC_CMD_GET_PHY_STATE_OUT_STATE_OFST 0
5816 #define MC_CMD_GET_PHY_STATE_OUT_STATE_LEN 4
5817 /* enum: Ok. */
5818 #define MC_CMD_PHY_STATE_OK 0x1
5819 /* enum: Faulty. */
5820 #define MC_CMD_PHY_STATE_ZOMBIE 0x2
5821
5822
5823 /***********************************/
5824 /* MC_CMD_SETUP_8021QBB
5825  * 802.1Qbb control. 8 Tx queues that map to priorities 0 - 7. Use all 1s to
5826  * disable 802.Qbb for a given priority.
5827  */
5828 #define MC_CMD_SETUP_8021QBB 0x44
5829
5830 /* MC_CMD_SETUP_8021QBB_IN msgrequest */
5831 #define MC_CMD_SETUP_8021QBB_IN_LEN 32
5832 #define MC_CMD_SETUP_8021QBB_IN_TXQS_OFST 0
5833 #define MC_CMD_SETUP_8021QBB_IN_TXQS_LEN 32
5834
5835 /* MC_CMD_SETUP_8021QBB_OUT msgresponse */
5836 #define MC_CMD_SETUP_8021QBB_OUT_LEN 0
5837
5838
5839 /***********************************/
5840 /* MC_CMD_WOL_FILTER_GET
5841  * Retrieve ID of any WoL filters. Locks required: None. Returns: 0, ENOSYS
5842  */
5843 #define MC_CMD_WOL_FILTER_GET 0x45
5844 #undef  MC_CMD_0x45_PRIVILEGE_CTG
5845
5846 #define MC_CMD_0x45_PRIVILEGE_CTG SRIOV_CTG_LINK
5847
5848 /* MC_CMD_WOL_FILTER_GET_IN msgrequest */
5849 #define MC_CMD_WOL_FILTER_GET_IN_LEN 0
5850
5851 /* MC_CMD_WOL_FILTER_GET_OUT msgresponse */
5852 #define MC_CMD_WOL_FILTER_GET_OUT_LEN 4
5853 #define MC_CMD_WOL_FILTER_GET_OUT_FILTER_ID_OFST 0
5854 #define MC_CMD_WOL_FILTER_GET_OUT_FILTER_ID_LEN 4
5855
5856
5857 /***********************************/
5858 /* MC_CMD_ADD_LIGHTSOUT_OFFLOAD
5859  * Add a protocol offload to NIC for lights-out state. Locks required: None.
5860  * Returns: 0, ENOSYS
5861  */
5862 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD 0x46
5863 #undef  MC_CMD_0x46_PRIVILEGE_CTG
5864
5865 #define MC_CMD_0x46_PRIVILEGE_CTG SRIOV_CTG_LINK
5866
5867 /* MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN msgrequest */
5868 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_LENMIN 8
5869 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_LENMAX 252
5870 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_LENMAX_MCDI2 1020
5871 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_LEN(num) (4+4*(num))
5872 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_PROTOCOL_OFST 0
5873 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_PROTOCOL_LEN 4
5874 #define MC_CMD_LIGHTSOUT_OFFLOAD_PROTOCOL_ARP 0x1 /* enum */
5875 #define MC_CMD_LIGHTSOUT_OFFLOAD_PROTOCOL_NS 0x2 /* enum */
5876 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_DATA_OFST 4
5877 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_DATA_LEN 4
5878 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_DATA_MINNUM 1
5879 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_DATA_MAXNUM 62
5880 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_DATA_MAXNUM_MCDI2 254
5881
5882 /* MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_ARP msgrequest */
5883 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_ARP_LEN 14
5884 /*            MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_PROTOCOL_OFST 0 */
5885 /*            MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_PROTOCOL_LEN 4 */
5886 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_ARP_MAC_OFST 4
5887 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_ARP_MAC_LEN 6
5888 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_ARP_IP_OFST 10
5889 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_ARP_IP_LEN 4
5890
5891 /* MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_NS msgrequest */
5892 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_NS_LEN 42
5893 /*            MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_PROTOCOL_OFST 0 */
5894 /*            MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_PROTOCOL_LEN 4 */
5895 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_NS_MAC_OFST 4
5896 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_NS_MAC_LEN 6
5897 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_NS_SNIPV6_OFST 10
5898 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_NS_SNIPV6_LEN 16
5899 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_NS_IPV6_OFST 26
5900 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_NS_IPV6_LEN 16
5901
5902 /* MC_CMD_ADD_LIGHTSOUT_OFFLOAD_OUT msgresponse */
5903 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_OUT_LEN 4
5904 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_OUT_FILTER_ID_OFST 0
5905 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_OUT_FILTER_ID_LEN 4
5906
5907
5908 /***********************************/
5909 /* MC_CMD_REMOVE_LIGHTSOUT_OFFLOAD
5910  * Remove a protocol offload from NIC for lights-out state. Locks required:
5911  * None. Returns: 0, ENOSYS
5912  */
5913 #define MC_CMD_REMOVE_LIGHTSOUT_OFFLOAD 0x47
5914 #undef  MC_CMD_0x47_PRIVILEGE_CTG
5915
5916 #define MC_CMD_0x47_PRIVILEGE_CTG SRIOV_CTG_LINK
5917
5918 /* MC_CMD_REMOVE_LIGHTSOUT_OFFLOAD_IN msgrequest */
5919 #define MC_CMD_REMOVE_LIGHTSOUT_OFFLOAD_IN_LEN 8
5920 #define MC_CMD_REMOVE_LIGHTSOUT_OFFLOAD_IN_PROTOCOL_OFST 0
5921 #define MC_CMD_REMOVE_LIGHTSOUT_OFFLOAD_IN_PROTOCOL_LEN 4
5922 #define MC_CMD_REMOVE_LIGHTSOUT_OFFLOAD_IN_FILTER_ID_OFST 4
5923 #define MC_CMD_REMOVE_LIGHTSOUT_OFFLOAD_IN_FILTER_ID_LEN 4
5924
5925 /* MC_CMD_REMOVE_LIGHTSOUT_OFFLOAD_OUT msgresponse */
5926 #define MC_CMD_REMOVE_LIGHTSOUT_OFFLOAD_OUT_LEN 0
5927
5928
5929 /***********************************/
5930 /* MC_CMD_MAC_RESET_RESTORE
5931  * Restore MAC after block reset. Locks required: None. Returns: 0.
5932  */
5933 #define MC_CMD_MAC_RESET_RESTORE 0x48
5934
5935 /* MC_CMD_MAC_RESET_RESTORE_IN msgrequest */
5936 #define MC_CMD_MAC_RESET_RESTORE_IN_LEN 0
5937
5938 /* MC_CMD_MAC_RESET_RESTORE_OUT msgresponse */
5939 #define MC_CMD_MAC_RESET_RESTORE_OUT_LEN 0
5940
5941
5942 /***********************************/
5943 /* MC_CMD_TESTASSERT
5944  * Deliberately trigger an assert-detonation in the firmware for testing
5945  * purposes (i.e. to allow tests that the driver copes gracefully). Locks
5946  * required: None Returns: 0
5947  */
5948 #define MC_CMD_TESTASSERT 0x49
5949 #undef  MC_CMD_0x49_PRIVILEGE_CTG
5950
5951 #define MC_CMD_0x49_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
5952
5953 /* MC_CMD_TESTASSERT_IN msgrequest */
5954 #define MC_CMD_TESTASSERT_IN_LEN 0
5955
5956 /* MC_CMD_TESTASSERT_OUT msgresponse */
5957 #define MC_CMD_TESTASSERT_OUT_LEN 0
5958
5959 /* MC_CMD_TESTASSERT_V2_IN msgrequest */
5960 #define MC_CMD_TESTASSERT_V2_IN_LEN 4
5961 /* How to provoke the assertion */
5962 #define MC_CMD_TESTASSERT_V2_IN_TYPE_OFST 0
5963 #define MC_CMD_TESTASSERT_V2_IN_TYPE_LEN 4
5964 /* enum: Assert using the FAIL_ASSERTION_WITH_USEFUL_VALUES macro. Unless
5965  * you're testing firmware, this is what you want.
5966  */
5967 #define MC_CMD_TESTASSERT_V2_IN_FAIL_ASSERTION_WITH_USEFUL_VALUES 0x0
5968 /* enum: Assert using assert(0); */
5969 #define MC_CMD_TESTASSERT_V2_IN_ASSERT_FALSE 0x1
5970 /* enum: Deliberately trigger a watchdog */
5971 #define MC_CMD_TESTASSERT_V2_IN_WATCHDOG 0x2
5972 /* enum: Deliberately trigger a trap by loading from an invalid address */
5973 #define MC_CMD_TESTASSERT_V2_IN_LOAD_TRAP 0x3
5974 /* enum: Deliberately trigger a trap by storing to an invalid address */
5975 #define MC_CMD_TESTASSERT_V2_IN_STORE_TRAP 0x4
5976 /* enum: Jump to an invalid address */
5977 #define MC_CMD_TESTASSERT_V2_IN_JUMP_TRAP 0x5
5978
5979 /* MC_CMD_TESTASSERT_V2_OUT msgresponse */
5980 #define MC_CMD_TESTASSERT_V2_OUT_LEN 0
5981
5982
5983 /***********************************/
5984 /* MC_CMD_WORKAROUND
5985  * Enable/Disable a given workaround. The mcfw will return EINVAL if it doesn't
5986  * understand the given workaround number - which should not be treated as a
5987  * hard error by client code. This op does not imply any semantics about each
5988  * workaround, that's between the driver and the mcfw on a per-workaround
5989  * basis. Locks required: None. Returns: 0, EINVAL .
5990  */
5991 #define MC_CMD_WORKAROUND 0x4a
5992 #undef  MC_CMD_0x4a_PRIVILEGE_CTG
5993
5994 #define MC_CMD_0x4a_PRIVILEGE_CTG SRIOV_CTG_ADMIN
5995
5996 /* MC_CMD_WORKAROUND_IN msgrequest */
5997 #define MC_CMD_WORKAROUND_IN_LEN 8
5998 /* The enums here must correspond with those in MC_CMD_GET_WORKAROUND. */
5999 #define MC_CMD_WORKAROUND_IN_TYPE_OFST 0
6000 #define MC_CMD_WORKAROUND_IN_TYPE_LEN 4
6001 /* enum: Bug 17230 work around. */
6002 #define MC_CMD_WORKAROUND_BUG17230 0x1
6003 /* enum: Bug 35388 work around (unsafe EVQ writes). */
6004 #define MC_CMD_WORKAROUND_BUG35388 0x2
6005 /* enum: Bug35017 workaround (A64 tables must be identity map) */
6006 #define MC_CMD_WORKAROUND_BUG35017 0x3
6007 /* enum: Bug 41750 present (MC_CMD_TRIGGER_INTERRUPT won't work) */
6008 #define MC_CMD_WORKAROUND_BUG41750 0x4
6009 /* enum: Bug 42008 present (Interrupts can overtake associated events). Caution
6010  * - before adding code that queries this workaround, remember that there's
6011  * released Monza firmware that doesn't understand MC_CMD_WORKAROUND_BUG42008,
6012  * and will hence (incorrectly) report that the bug doesn't exist.
6013  */
6014 #define MC_CMD_WORKAROUND_BUG42008 0x5
6015 /* enum: Bug 26807 features present in firmware (multicast filter chaining)
6016  * This feature cannot be turned on/off while there are any filters already
6017  * present. The behaviour in such case depends on the acting client's privilege
6018  * level. If the client has the admin privilege, then all functions that have
6019  * filters installed will be FLRed and the FLR_DONE flag will be set. Otherwise
6020  * the command will fail with MC_CMD_ERR_FILTERS_PRESENT.
6021  */
6022 #define MC_CMD_WORKAROUND_BUG26807 0x6
6023 /* enum: Bug 61265 work around (broken EVQ TMR writes). */
6024 #define MC_CMD_WORKAROUND_BUG61265 0x7
6025 /* 0 = disable the workaround indicated by TYPE; any non-zero value = enable
6026  * the workaround
6027  */
6028 #define MC_CMD_WORKAROUND_IN_ENABLED_OFST 4
6029 #define MC_CMD_WORKAROUND_IN_ENABLED_LEN 4
6030
6031 /* MC_CMD_WORKAROUND_OUT msgresponse */
6032 #define MC_CMD_WORKAROUND_OUT_LEN 0
6033
6034 /* MC_CMD_WORKAROUND_EXT_OUT msgresponse: This response format will be used
6035  * when (TYPE == MC_CMD_WORKAROUND_BUG26807)
6036  */
6037 #define MC_CMD_WORKAROUND_EXT_OUT_LEN 4
6038 #define MC_CMD_WORKAROUND_EXT_OUT_FLAGS_OFST 0
6039 #define MC_CMD_WORKAROUND_EXT_OUT_FLAGS_LEN 4
6040 #define MC_CMD_WORKAROUND_EXT_OUT_FLR_DONE_LBN 0
6041 #define MC_CMD_WORKAROUND_EXT_OUT_FLR_DONE_WIDTH 1
6042
6043
6044 /***********************************/
6045 /* MC_CMD_GET_PHY_MEDIA_INFO
6046  * Read media-specific data from PHY (e.g. SFP/SFP+ module ID information for
6047  * SFP+ PHYs). The 'media type' can be found via GET_PHY_CFG
6048  * (GET_PHY_CFG_OUT_MEDIA_TYPE); the valid 'page number' input values, and the
6049  * output data, are interpreted on a per-type basis. For SFP+: PAGE=0 or 1
6050  * returns a 128-byte block read from module I2C address 0xA0 offset 0 or 0x80.
6051  * Anything else: currently undefined. Locks required: None. Return code: 0.
6052  */
6053 #define MC_CMD_GET_PHY_MEDIA_INFO 0x4b
6054 #undef  MC_CMD_0x4b_PRIVILEGE_CTG
6055
6056 #define MC_CMD_0x4b_PRIVILEGE_CTG SRIOV_CTG_ADMIN
6057
6058 /* MC_CMD_GET_PHY_MEDIA_INFO_IN msgrequest */
6059 #define MC_CMD_GET_PHY_MEDIA_INFO_IN_LEN 4
6060 #define MC_CMD_GET_PHY_MEDIA_INFO_IN_PAGE_OFST 0
6061 #define MC_CMD_GET_PHY_MEDIA_INFO_IN_PAGE_LEN 4
6062
6063 /* MC_CMD_GET_PHY_MEDIA_INFO_OUT msgresponse */
6064 #define MC_CMD_GET_PHY_MEDIA_INFO_OUT_LENMIN 5
6065 #define MC_CMD_GET_PHY_MEDIA_INFO_OUT_LENMAX 252
6066 #define MC_CMD_GET_PHY_MEDIA_INFO_OUT_LENMAX_MCDI2 1020
6067 #define MC_CMD_GET_PHY_MEDIA_INFO_OUT_LEN(num) (4+1*(num))
6068 /* in bytes */
6069 #define MC_CMD_GET_PHY_MEDIA_INFO_OUT_DATALEN_OFST 0
6070 #define MC_CMD_GET_PHY_MEDIA_INFO_OUT_DATALEN_LEN 4
6071 #define MC_CMD_GET_PHY_MEDIA_INFO_OUT_DATA_OFST 4
6072 #define MC_CMD_GET_PHY_MEDIA_INFO_OUT_DATA_LEN 1
6073 #define MC_CMD_GET_PHY_MEDIA_INFO_OUT_DATA_MINNUM 1
6074 #define MC_CMD_GET_PHY_MEDIA_INFO_OUT_DATA_MAXNUM 248
6075 #define MC_CMD_GET_PHY_MEDIA_INFO_OUT_DATA_MAXNUM_MCDI2 1016
6076
6077
6078 /***********************************/
6079 /* MC_CMD_NVRAM_TEST
6080  * Test a particular NVRAM partition for valid contents (where "valid" depends
6081  * on the type of partition).
6082  */
6083 #define MC_CMD_NVRAM_TEST 0x4c
6084 #undef  MC_CMD_0x4c_PRIVILEGE_CTG
6085
6086 #define MC_CMD_0x4c_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
6087
6088 /* MC_CMD_NVRAM_TEST_IN msgrequest */
6089 #define MC_CMD_NVRAM_TEST_IN_LEN 4
6090 #define MC_CMD_NVRAM_TEST_IN_TYPE_OFST 0
6091 #define MC_CMD_NVRAM_TEST_IN_TYPE_LEN 4
6092 /*            Enum values, see field(s): */
6093 /*               MC_CMD_NVRAM_TYPES/MC_CMD_NVRAM_TYPES_OUT/TYPES */
6094
6095 /* MC_CMD_NVRAM_TEST_OUT msgresponse */
6096 #define MC_CMD_NVRAM_TEST_OUT_LEN 4
6097 #define MC_CMD_NVRAM_TEST_OUT_RESULT_OFST 0
6098 #define MC_CMD_NVRAM_TEST_OUT_RESULT_LEN 4
6099 /* enum: Passed. */
6100 #define MC_CMD_NVRAM_TEST_PASS 0x0
6101 /* enum: Failed. */
6102 #define MC_CMD_NVRAM_TEST_FAIL 0x1
6103 /* enum: Not supported. */
6104 #define MC_CMD_NVRAM_TEST_NOTSUPP 0x2
6105
6106
6107 /***********************************/
6108 /* MC_CMD_MRSFP_TWEAK
6109  * Read status and/or set parameters for the 'mrsfp' driver in mr_rusty builds.
6110  * I2C I/O expander bits are always read; if equaliser parameters are supplied,
6111  * they are configured first. Locks required: None. Return code: 0, EINVAL.
6112  */
6113 #define MC_CMD_MRSFP_TWEAK 0x4d
6114
6115 /* MC_CMD_MRSFP_TWEAK_IN_EQ_CONFIG msgrequest */
6116 #define MC_CMD_MRSFP_TWEAK_IN_EQ_CONFIG_LEN 16
6117 /* 0-6 low->high de-emph. */
6118 #define MC_CMD_MRSFP_TWEAK_IN_EQ_CONFIG_TXEQ_LEVEL_OFST 0
6119 #define MC_CMD_MRSFP_TWEAK_IN_EQ_CONFIG_TXEQ_LEVEL_LEN 4
6120 /* 0-8 low->high ref.V */
6121 #define MC_CMD_MRSFP_TWEAK_IN_EQ_CONFIG_TXEQ_DT_CFG_OFST 4
6122 #define MC_CMD_MRSFP_TWEAK_IN_EQ_CONFIG_TXEQ_DT_CFG_LEN 4
6123 /* 0-8 0-8 low->high boost */
6124 #define MC_CMD_MRSFP_TWEAK_IN_EQ_CONFIG_RXEQ_BOOST_OFST 8
6125 #define MC_CMD_MRSFP_TWEAK_IN_EQ_CONFIG_RXEQ_BOOST_LEN 4
6126 /* 0-8 low->high ref.V */
6127 #define MC_CMD_MRSFP_TWEAK_IN_EQ_CONFIG_RXEQ_DT_CFG_OFST 12
6128 #define MC_CMD_MRSFP_TWEAK_IN_EQ_CONFIG_RXEQ_DT_CFG_LEN 4
6129
6130 /* MC_CMD_MRSFP_TWEAK_IN_READ_ONLY msgrequest */
6131 #define MC_CMD_MRSFP_TWEAK_IN_READ_ONLY_LEN 0
6132
6133 /* MC_CMD_MRSFP_TWEAK_OUT msgresponse */
6134 #define MC_CMD_MRSFP_TWEAK_OUT_LEN 12
6135 /* input bits */
6136 #define MC_CMD_MRSFP_TWEAK_OUT_IOEXP_INPUTS_OFST 0
6137 #define MC_CMD_MRSFP_TWEAK_OUT_IOEXP_INPUTS_LEN 4
6138 /* output bits */
6139 #define MC_CMD_MRSFP_TWEAK_OUT_IOEXP_OUTPUTS_OFST 4
6140 #define MC_CMD_MRSFP_TWEAK_OUT_IOEXP_OUTPUTS_LEN 4
6141 /* direction */
6142 #define MC_CMD_MRSFP_TWEAK_OUT_IOEXP_DIRECTION_OFST 8
6143 #define MC_CMD_MRSFP_TWEAK_OUT_IOEXP_DIRECTION_LEN 4
6144 /* enum: Out. */
6145 #define MC_CMD_MRSFP_TWEAK_OUT_IOEXP_DIRECTION_OUT 0x0
6146 /* enum: In. */
6147 #define MC_CMD_MRSFP_TWEAK_OUT_IOEXP_DIRECTION_IN 0x1
6148
6149
6150 /***********************************/
6151 /* MC_CMD_SENSOR_SET_LIMS
6152  * Adjusts the sensor limits. This is a warranty-voiding operation. Returns:
6153  * ENOENT if the sensor specified does not exist, EINVAL if the limits are out
6154  * of range.
6155  */
6156 #define MC_CMD_SENSOR_SET_LIMS 0x4e
6157 #undef  MC_CMD_0x4e_PRIVILEGE_CTG
6158
6159 #define MC_CMD_0x4e_PRIVILEGE_CTG SRIOV_CTG_INSECURE
6160
6161 /* MC_CMD_SENSOR_SET_LIMS_IN msgrequest */
6162 #define MC_CMD_SENSOR_SET_LIMS_IN_LEN 20
6163 #define MC_CMD_SENSOR_SET_LIMS_IN_SENSOR_OFST 0
6164 #define MC_CMD_SENSOR_SET_LIMS_IN_SENSOR_LEN 4
6165 /*            Enum values, see field(s): */
6166 /*               MC_CMD_SENSOR_INFO/MC_CMD_SENSOR_INFO_OUT/MASK */
6167 /* interpretation is is sensor-specific. */
6168 #define MC_CMD_SENSOR_SET_LIMS_IN_LOW0_OFST 4
6169 #define MC_CMD_SENSOR_SET_LIMS_IN_LOW0_LEN 4
6170 /* interpretation is is sensor-specific. */
6171 #define MC_CMD_SENSOR_SET_LIMS_IN_HI0_OFST 8
6172 #define MC_CMD_SENSOR_SET_LIMS_IN_HI0_LEN 4
6173 /* interpretation is is sensor-specific. */
6174 #define MC_CMD_SENSOR_SET_LIMS_IN_LOW1_OFST 12
6175 #define MC_CMD_SENSOR_SET_LIMS_IN_LOW1_LEN 4
6176 /* interpretation is is sensor-specific. */
6177 #define MC_CMD_SENSOR_SET_LIMS_IN_HI1_OFST 16
6178 #define MC_CMD_SENSOR_SET_LIMS_IN_HI1_LEN 4
6179
6180 /* MC_CMD_SENSOR_SET_LIMS_OUT msgresponse */
6181 #define MC_CMD_SENSOR_SET_LIMS_OUT_LEN 0
6182
6183
6184 /***********************************/
6185 /* MC_CMD_GET_RESOURCE_LIMITS
6186  */
6187 #define MC_CMD_GET_RESOURCE_LIMITS 0x4f
6188
6189 /* MC_CMD_GET_RESOURCE_LIMITS_IN msgrequest */
6190 #define MC_CMD_GET_RESOURCE_LIMITS_IN_LEN 0
6191
6192 /* MC_CMD_GET_RESOURCE_LIMITS_OUT msgresponse */
6193 #define MC_CMD_GET_RESOURCE_LIMITS_OUT_LEN 16
6194 #define MC_CMD_GET_RESOURCE_LIMITS_OUT_BUFTBL_OFST 0
6195 #define MC_CMD_GET_RESOURCE_LIMITS_OUT_BUFTBL_LEN 4
6196 #define MC_CMD_GET_RESOURCE_LIMITS_OUT_EVQ_OFST 4
6197 #define MC_CMD_GET_RESOURCE_LIMITS_OUT_EVQ_LEN 4
6198 #define MC_CMD_GET_RESOURCE_LIMITS_OUT_RXQ_OFST 8
6199 #define MC_CMD_GET_RESOURCE_LIMITS_OUT_RXQ_LEN 4
6200 #define MC_CMD_GET_RESOURCE_LIMITS_OUT_TXQ_OFST 12
6201 #define MC_CMD_GET_RESOURCE_LIMITS_OUT_TXQ_LEN 4
6202
6203
6204 /***********************************/
6205 /* MC_CMD_NVRAM_PARTITIONS
6206  * Reads the list of available virtual NVRAM partition types. Locks required:
6207  * none. Returns: 0, EINVAL (bad type).
6208  */
6209 #define MC_CMD_NVRAM_PARTITIONS 0x51
6210 #undef  MC_CMD_0x51_PRIVILEGE_CTG
6211
6212 #define MC_CMD_0x51_PRIVILEGE_CTG SRIOV_CTG_ADMIN
6213
6214 /* MC_CMD_NVRAM_PARTITIONS_IN msgrequest */
6215 #define MC_CMD_NVRAM_PARTITIONS_IN_LEN 0
6216
6217 /* MC_CMD_NVRAM_PARTITIONS_OUT msgresponse */
6218 #define MC_CMD_NVRAM_PARTITIONS_OUT_LENMIN 4
6219 #define MC_CMD_NVRAM_PARTITIONS_OUT_LENMAX 252
6220 #define MC_CMD_NVRAM_PARTITIONS_OUT_LENMAX_MCDI2 1020
6221 #define MC_CMD_NVRAM_PARTITIONS_OUT_LEN(num) (4+4*(num))
6222 /* total number of partitions */
6223 #define MC_CMD_NVRAM_PARTITIONS_OUT_NUM_PARTITIONS_OFST 0
6224 #define MC_CMD_NVRAM_PARTITIONS_OUT_NUM_PARTITIONS_LEN 4
6225 /* type ID code for each of NUM_PARTITIONS partitions */
6226 #define MC_CMD_NVRAM_PARTITIONS_OUT_TYPE_ID_OFST 4
6227 #define MC_CMD_NVRAM_PARTITIONS_OUT_TYPE_ID_LEN 4
6228 #define MC_CMD_NVRAM_PARTITIONS_OUT_TYPE_ID_MINNUM 0
6229 #define MC_CMD_NVRAM_PARTITIONS_OUT_TYPE_ID_MAXNUM 62
6230 #define MC_CMD_NVRAM_PARTITIONS_OUT_TYPE_ID_MAXNUM_MCDI2 254
6231
6232
6233 /***********************************/
6234 /* MC_CMD_NVRAM_METADATA
6235  * Reads soft metadata for a virtual NVRAM partition type. Locks required:
6236  * none. Returns: 0, EINVAL (bad type).
6237  */
6238 #define MC_CMD_NVRAM_METADATA 0x52
6239 #undef  MC_CMD_0x52_PRIVILEGE_CTG
6240
6241 #define MC_CMD_0x52_PRIVILEGE_CTG SRIOV_CTG_ADMIN
6242
6243 /* MC_CMD_NVRAM_METADATA_IN msgrequest */
6244 #define MC_CMD_NVRAM_METADATA_IN_LEN 4
6245 /* Partition type ID code */
6246 #define MC_CMD_NVRAM_METADATA_IN_TYPE_OFST 0
6247 #define MC_CMD_NVRAM_METADATA_IN_TYPE_LEN 4
6248
6249 /* MC_CMD_NVRAM_METADATA_OUT msgresponse */
6250 #define MC_CMD_NVRAM_METADATA_OUT_LENMIN 20
6251 #define MC_CMD_NVRAM_METADATA_OUT_LENMAX 252
6252 #define MC_CMD_NVRAM_METADATA_OUT_LENMAX_MCDI2 1020
6253 #define MC_CMD_NVRAM_METADATA_OUT_LEN(num) (20+1*(num))
6254 /* Partition type ID code */
6255 #define MC_CMD_NVRAM_METADATA_OUT_TYPE_OFST 0
6256 #define MC_CMD_NVRAM_METADATA_OUT_TYPE_LEN 4
6257 #define MC_CMD_NVRAM_METADATA_OUT_FLAGS_OFST 4
6258 #define MC_CMD_NVRAM_METADATA_OUT_FLAGS_LEN 4
6259 #define MC_CMD_NVRAM_METADATA_OUT_SUBTYPE_VALID_LBN 0
6260 #define MC_CMD_NVRAM_METADATA_OUT_SUBTYPE_VALID_WIDTH 1
6261 #define MC_CMD_NVRAM_METADATA_OUT_VERSION_VALID_LBN 1
6262 #define MC_CMD_NVRAM_METADATA_OUT_VERSION_VALID_WIDTH 1
6263 #define MC_CMD_NVRAM_METADATA_OUT_DESCRIPTION_VALID_LBN 2
6264 #define MC_CMD_NVRAM_METADATA_OUT_DESCRIPTION_VALID_WIDTH 1
6265 /* Subtype ID code for content of this partition */
6266 #define MC_CMD_NVRAM_METADATA_OUT_SUBTYPE_OFST 8
6267 #define MC_CMD_NVRAM_METADATA_OUT_SUBTYPE_LEN 4
6268 /* 1st component of W.X.Y.Z version number for content of this partition */
6269 #define MC_CMD_NVRAM_METADATA_OUT_VERSION_W_OFST 12
6270 #define MC_CMD_NVRAM_METADATA_OUT_VERSION_W_LEN 2
6271 /* 2nd component of W.X.Y.Z version number for content of this partition */
6272 #define MC_CMD_NVRAM_METADATA_OUT_VERSION_X_OFST 14
6273 #define MC_CMD_NVRAM_METADATA_OUT_VERSION_X_LEN 2
6274 /* 3rd component of W.X.Y.Z version number for content of this partition */
6275 #define MC_CMD_NVRAM_METADATA_OUT_VERSION_Y_OFST 16
6276 #define MC_CMD_NVRAM_METADATA_OUT_VERSION_Y_LEN 2
6277 /* 4th component of W.X.Y.Z version number for content of this partition */
6278 #define MC_CMD_NVRAM_METADATA_OUT_VERSION_Z_OFST 18
6279 #define MC_CMD_NVRAM_METADATA_OUT_VERSION_Z_LEN 2
6280 /* Zero-terminated string describing the content of this partition */
6281 #define MC_CMD_NVRAM_METADATA_OUT_DESCRIPTION_OFST 20
6282 #define MC_CMD_NVRAM_METADATA_OUT_DESCRIPTION_LEN 1
6283 #define MC_CMD_NVRAM_METADATA_OUT_DESCRIPTION_MINNUM 0
6284 #define MC_CMD_NVRAM_METADATA_OUT_DESCRIPTION_MAXNUM 232
6285 #define MC_CMD_NVRAM_METADATA_OUT_DESCRIPTION_MAXNUM_MCDI2 1000
6286
6287
6288 /***********************************/
6289 /* MC_CMD_GET_MAC_ADDRESSES
6290  * Returns the base MAC, count and stride for the requesting function
6291  */
6292 #define MC_CMD_GET_MAC_ADDRESSES 0x55
6293 #undef  MC_CMD_0x55_PRIVILEGE_CTG
6294
6295 #define MC_CMD_0x55_PRIVILEGE_CTG SRIOV_CTG_GENERAL
6296
6297 /* MC_CMD_GET_MAC_ADDRESSES_IN msgrequest */
6298 #define MC_CMD_GET_MAC_ADDRESSES_IN_LEN 0
6299
6300 /* MC_CMD_GET_MAC_ADDRESSES_OUT msgresponse */
6301 #define MC_CMD_GET_MAC_ADDRESSES_OUT_LEN 16
6302 /* Base MAC address */
6303 #define MC_CMD_GET_MAC_ADDRESSES_OUT_MAC_ADDR_BASE_OFST 0
6304 #define MC_CMD_GET_MAC_ADDRESSES_OUT_MAC_ADDR_BASE_LEN 6
6305 /* Padding */
6306 #define MC_CMD_GET_MAC_ADDRESSES_OUT_RESERVED_OFST 6
6307 #define MC_CMD_GET_MAC_ADDRESSES_OUT_RESERVED_LEN 2
6308 /* Number of allocated MAC addresses */
6309 #define MC_CMD_GET_MAC_ADDRESSES_OUT_MAC_COUNT_OFST 8
6310 #define MC_CMD_GET_MAC_ADDRESSES_OUT_MAC_COUNT_LEN 4
6311 /* Spacing of allocated MAC addresses */
6312 #define MC_CMD_GET_MAC_ADDRESSES_OUT_MAC_STRIDE_OFST 12
6313 #define MC_CMD_GET_MAC_ADDRESSES_OUT_MAC_STRIDE_LEN 4
6314
6315
6316 /***********************************/
6317 /* MC_CMD_CLP
6318  * Perform a CLP related operation, see SF-110495-PS for details of CLP
6319  * processing. This command has been extended to accomodate the requirements of
6320  * different manufacturers which are to be found in SF-119187-TC, SF-119186-TC,
6321  * SF-120509-TC and SF-117282-PS.
6322  */
6323 #define MC_CMD_CLP 0x56
6324 #undef  MC_CMD_0x56_PRIVILEGE_CTG
6325
6326 #define MC_CMD_0x56_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
6327
6328 /* MC_CMD_CLP_IN msgrequest */
6329 #define MC_CMD_CLP_IN_LEN 4
6330 /* Sub operation */
6331 #define MC_CMD_CLP_IN_OP_OFST 0
6332 #define MC_CMD_CLP_IN_OP_LEN 4
6333 /* enum: Return to factory default settings */
6334 #define MC_CMD_CLP_OP_DEFAULT 0x1
6335 /* enum: Set MAC address */
6336 #define MC_CMD_CLP_OP_SET_MAC 0x2
6337 /* enum: Get MAC address */
6338 #define MC_CMD_CLP_OP_GET_MAC 0x3
6339 /* enum: Set UEFI/GPXE boot mode */
6340 #define MC_CMD_CLP_OP_SET_BOOT 0x4
6341 /* enum: Get UEFI/GPXE boot mode */
6342 #define MC_CMD_CLP_OP_GET_BOOT 0x5
6343
6344 /* MC_CMD_CLP_OUT msgresponse */
6345 #define MC_CMD_CLP_OUT_LEN 0
6346
6347 /* MC_CMD_CLP_IN_DEFAULT msgrequest */
6348 #define MC_CMD_CLP_IN_DEFAULT_LEN 4
6349 /*            MC_CMD_CLP_IN_OP_OFST 0 */
6350 /*            MC_CMD_CLP_IN_OP_LEN 4 */
6351
6352 /* MC_CMD_CLP_OUT_DEFAULT msgresponse */
6353 #define MC_CMD_CLP_OUT_DEFAULT_LEN 0
6354
6355 /* MC_CMD_CLP_IN_SET_MAC msgrequest */
6356 #define MC_CMD_CLP_IN_SET_MAC_LEN 12
6357 /*            MC_CMD_CLP_IN_OP_OFST 0 */
6358 /*            MC_CMD_CLP_IN_OP_LEN 4 */
6359 /* The MAC address assigned to port. A zero MAC address of 00:00:00:00:00:00
6360  * restores the permanent (factory-programmed) MAC address associated with the
6361  * port. A non-zero MAC address persists until a PCIe reset or a power cycle.
6362  */
6363 #define MC_CMD_CLP_IN_SET_MAC_ADDR_OFST 4
6364 #define MC_CMD_CLP_IN_SET_MAC_ADDR_LEN 6
6365 /* Padding */
6366 #define MC_CMD_CLP_IN_SET_MAC_RESERVED_OFST 10
6367 #define MC_CMD_CLP_IN_SET_MAC_RESERVED_LEN 2
6368
6369 /* MC_CMD_CLP_OUT_SET_MAC msgresponse */
6370 #define MC_CMD_CLP_OUT_SET_MAC_LEN 0
6371
6372 /* MC_CMD_CLP_IN_SET_MAC_V2 msgrequest */
6373 #define MC_CMD_CLP_IN_SET_MAC_V2_LEN 16
6374 /*            MC_CMD_CLP_IN_OP_OFST 0 */
6375 /*            MC_CMD_CLP_IN_OP_LEN 4 */
6376 /* The MAC address assigned to port. A zero MAC address of 00:00:00:00:00:00
6377  * restores the permanent (factory-programmed) MAC address associated with the
6378  * port. A non-zero MAC address persists until a PCIe reset or a power cycle.
6379  */
6380 #define MC_CMD_CLP_IN_SET_MAC_V2_ADDR_OFST 4
6381 #define MC_CMD_CLP_IN_SET_MAC_V2_ADDR_LEN 6
6382 /* Padding */
6383 #define MC_CMD_CLP_IN_SET_MAC_V2_RESERVED_OFST 10
6384 #define MC_CMD_CLP_IN_SET_MAC_V2_RESERVED_LEN 2
6385 #define MC_CMD_CLP_IN_SET_MAC_V2_FLAGS_OFST 12
6386 #define MC_CMD_CLP_IN_SET_MAC_V2_FLAGS_LEN 4
6387 #define MC_CMD_CLP_IN_SET_MAC_V2_VIRTUAL_LBN 0
6388 #define MC_CMD_CLP_IN_SET_MAC_V2_VIRTUAL_WIDTH 1
6389
6390 /* MC_CMD_CLP_IN_GET_MAC msgrequest */
6391 #define MC_CMD_CLP_IN_GET_MAC_LEN 4
6392 /*            MC_CMD_CLP_IN_OP_OFST 0 */
6393 /*            MC_CMD_CLP_IN_OP_LEN 4 */
6394
6395 /* MC_CMD_CLP_IN_GET_MAC_V2 msgrequest */
6396 #define MC_CMD_CLP_IN_GET_MAC_V2_LEN 8
6397 /*            MC_CMD_CLP_IN_OP_OFST 0 */
6398 /*            MC_CMD_CLP_IN_OP_LEN 4 */
6399 #define MC_CMD_CLP_IN_GET_MAC_V2_FLAGS_OFST 4
6400 #define MC_CMD_CLP_IN_GET_MAC_V2_FLAGS_LEN 4
6401 #define MC_CMD_CLP_IN_GET_MAC_V2_PERMANENT_LBN 0
6402 #define MC_CMD_CLP_IN_GET_MAC_V2_PERMANENT_WIDTH 1
6403
6404 /* MC_CMD_CLP_OUT_GET_MAC msgresponse */
6405 #define MC_CMD_CLP_OUT_GET_MAC_LEN 8
6406 /* MAC address assigned to port */
6407 #define MC_CMD_CLP_OUT_GET_MAC_ADDR_OFST 0
6408 #define MC_CMD_CLP_OUT_GET_MAC_ADDR_LEN 6
6409 /* Padding */
6410 #define MC_CMD_CLP_OUT_GET_MAC_RESERVED_OFST 6
6411 #define MC_CMD_CLP_OUT_GET_MAC_RESERVED_LEN 2
6412
6413 /* MC_CMD_CLP_IN_SET_BOOT msgrequest */
6414 #define MC_CMD_CLP_IN_SET_BOOT_LEN 5
6415 /*            MC_CMD_CLP_IN_OP_OFST 0 */
6416 /*            MC_CMD_CLP_IN_OP_LEN 4 */
6417 /* Boot flag */
6418 #define MC_CMD_CLP_IN_SET_BOOT_FLAG_OFST 4
6419 #define MC_CMD_CLP_IN_SET_BOOT_FLAG_LEN 1
6420
6421 /* MC_CMD_CLP_OUT_SET_BOOT msgresponse */
6422 #define MC_CMD_CLP_OUT_SET_BOOT_LEN 0
6423
6424 /* MC_CMD_CLP_IN_GET_BOOT msgrequest */
6425 #define MC_CMD_CLP_IN_GET_BOOT_LEN 4
6426 /*            MC_CMD_CLP_IN_OP_OFST 0 */
6427 /*            MC_CMD_CLP_IN_OP_LEN 4 */
6428
6429 /* MC_CMD_CLP_OUT_GET_BOOT msgresponse */
6430 #define MC_CMD_CLP_OUT_GET_BOOT_LEN 4
6431 /* Boot flag */
6432 #define MC_CMD_CLP_OUT_GET_BOOT_FLAG_OFST 0
6433 #define MC_CMD_CLP_OUT_GET_BOOT_FLAG_LEN 1
6434 /* Padding */
6435 #define MC_CMD_CLP_OUT_GET_BOOT_RESERVED_OFST 1
6436 #define MC_CMD_CLP_OUT_GET_BOOT_RESERVED_LEN 3
6437
6438
6439 /***********************************/
6440 /* MC_CMD_MUM
6441  * Perform a MUM operation
6442  */
6443 #define MC_CMD_MUM 0x57
6444 #undef  MC_CMD_0x57_PRIVILEGE_CTG
6445
6446 #define MC_CMD_0x57_PRIVILEGE_CTG SRIOV_CTG_INSECURE
6447
6448 /* MC_CMD_MUM_IN msgrequest */
6449 #define MC_CMD_MUM_IN_LEN 4
6450 #define MC_CMD_MUM_IN_OP_HDR_OFST 0
6451 #define MC_CMD_MUM_IN_OP_HDR_LEN 4
6452 #define MC_CMD_MUM_IN_OP_LBN 0
6453 #define MC_CMD_MUM_IN_OP_WIDTH 8
6454 /* enum: NULL MCDI command to MUM */
6455 #define MC_CMD_MUM_OP_NULL 0x1
6456 /* enum: Get MUM version */
6457 #define MC_CMD_MUM_OP_GET_VERSION 0x2
6458 /* enum: Issue raw I2C command to MUM */
6459 #define MC_CMD_MUM_OP_RAW_CMD 0x3
6460 /* enum: Read from registers on devices connected to MUM. */
6461 #define MC_CMD_MUM_OP_READ 0x4
6462 /* enum: Write to registers on devices connected to MUM. */
6463 #define MC_CMD_MUM_OP_WRITE 0x5
6464 /* enum: Control UART logging. */
6465 #define MC_CMD_MUM_OP_LOG 0x6
6466 /* enum: Operations on MUM GPIO lines */
6467 #define MC_CMD_MUM_OP_GPIO 0x7
6468 /* enum: Get sensor readings from MUM */
6469 #define MC_CMD_MUM_OP_READ_SENSORS 0x8
6470 /* enum: Initiate clock programming on the MUM */
6471 #define MC_CMD_MUM_OP_PROGRAM_CLOCKS 0x9
6472 /* enum: Initiate FPGA load from flash on the MUM */
6473 #define MC_CMD_MUM_OP_FPGA_LOAD 0xa
6474 /* enum: Request sensor reading from MUM ADC resulting from earlier request via
6475  * MUM ATB
6476  */
6477 #define MC_CMD_MUM_OP_READ_ATB_SENSOR 0xb
6478 /* enum: Send commands relating to the QSFP ports via the MUM for PHY
6479  * operations
6480  */
6481 #define MC_CMD_MUM_OP_QSFP 0xc
6482 /* enum: Request discrete and SODIMM DDR info (type, size, speed grade, voltage
6483  * level) from MUM
6484  */
6485 #define MC_CMD_MUM_OP_READ_DDR_INFO 0xd
6486
6487 /* MC_CMD_MUM_IN_NULL msgrequest */
6488 #define MC_CMD_MUM_IN_NULL_LEN 4
6489 /* MUM cmd header */
6490 #define MC_CMD_MUM_IN_CMD_OFST 0
6491 #define MC_CMD_MUM_IN_CMD_LEN 4
6492
6493 /* MC_CMD_MUM_IN_GET_VERSION msgrequest */
6494 #define MC_CMD_MUM_IN_GET_VERSION_LEN 4
6495 /* MUM cmd header */
6496 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6497 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6498
6499 /* MC_CMD_MUM_IN_READ msgrequest */
6500 #define MC_CMD_MUM_IN_READ_LEN 16
6501 /* MUM cmd header */
6502 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6503 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6504 /* ID of (device connected to MUM) to read from registers of */
6505 #define MC_CMD_MUM_IN_READ_DEVICE_OFST 4
6506 #define MC_CMD_MUM_IN_READ_DEVICE_LEN 4
6507 /* enum: Hittite HMC1035 clock generator on Sorrento board */
6508 #define MC_CMD_MUM_DEV_HITTITE 0x1
6509 /* enum: Hittite HMC1035 clock generator for NIC-side on Sorrento board */
6510 #define MC_CMD_MUM_DEV_HITTITE_NIC 0x2
6511 /* 32-bit address to read from */
6512 #define MC_CMD_MUM_IN_READ_ADDR_OFST 8
6513 #define MC_CMD_MUM_IN_READ_ADDR_LEN 4
6514 /* Number of words to read. */
6515 #define MC_CMD_MUM_IN_READ_NUMWORDS_OFST 12
6516 #define MC_CMD_MUM_IN_READ_NUMWORDS_LEN 4
6517
6518 /* MC_CMD_MUM_IN_WRITE msgrequest */
6519 #define MC_CMD_MUM_IN_WRITE_LENMIN 16
6520 #define MC_CMD_MUM_IN_WRITE_LENMAX 252
6521 #define MC_CMD_MUM_IN_WRITE_LENMAX_MCDI2 1020
6522 #define MC_CMD_MUM_IN_WRITE_LEN(num) (12+4*(num))
6523 /* MUM cmd header */
6524 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6525 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6526 /* ID of (device connected to MUM) to write to registers of */
6527 #define MC_CMD_MUM_IN_WRITE_DEVICE_OFST 4
6528 #define MC_CMD_MUM_IN_WRITE_DEVICE_LEN 4
6529 /* enum: Hittite HMC1035 clock generator on Sorrento board */
6530 /*               MC_CMD_MUM_DEV_HITTITE 0x1 */
6531 /* 32-bit address to write to */
6532 #define MC_CMD_MUM_IN_WRITE_ADDR_OFST 8
6533 #define MC_CMD_MUM_IN_WRITE_ADDR_LEN 4
6534 /* Words to write */
6535 #define MC_CMD_MUM_IN_WRITE_BUFFER_OFST 12
6536 #define MC_CMD_MUM_IN_WRITE_BUFFER_LEN 4
6537 #define MC_CMD_MUM_IN_WRITE_BUFFER_MINNUM 1
6538 #define MC_CMD_MUM_IN_WRITE_BUFFER_MAXNUM 60
6539 #define MC_CMD_MUM_IN_WRITE_BUFFER_MAXNUM_MCDI2 252
6540
6541 /* MC_CMD_MUM_IN_RAW_CMD msgrequest */
6542 #define MC_CMD_MUM_IN_RAW_CMD_LENMIN 17
6543 #define MC_CMD_MUM_IN_RAW_CMD_LENMAX 252
6544 #define MC_CMD_MUM_IN_RAW_CMD_LENMAX_MCDI2 1020
6545 #define MC_CMD_MUM_IN_RAW_CMD_LEN(num) (16+1*(num))
6546 /* MUM cmd header */
6547 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6548 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6549 /* MUM I2C cmd code */
6550 #define MC_CMD_MUM_IN_RAW_CMD_CMD_CODE_OFST 4
6551 #define MC_CMD_MUM_IN_RAW_CMD_CMD_CODE_LEN 4
6552 /* Number of bytes to write */
6553 #define MC_CMD_MUM_IN_RAW_CMD_NUM_WRITE_OFST 8
6554 #define MC_CMD_MUM_IN_RAW_CMD_NUM_WRITE_LEN 4
6555 /* Number of bytes to read */
6556 #define MC_CMD_MUM_IN_RAW_CMD_NUM_READ_OFST 12
6557 #define MC_CMD_MUM_IN_RAW_CMD_NUM_READ_LEN 4
6558 /* Bytes to write */
6559 #define MC_CMD_MUM_IN_RAW_CMD_WRITE_DATA_OFST 16
6560 #define MC_CMD_MUM_IN_RAW_CMD_WRITE_DATA_LEN 1
6561 #define MC_CMD_MUM_IN_RAW_CMD_WRITE_DATA_MINNUM 1
6562 #define MC_CMD_MUM_IN_RAW_CMD_WRITE_DATA_MAXNUM 236
6563 #define MC_CMD_MUM_IN_RAW_CMD_WRITE_DATA_MAXNUM_MCDI2 1004
6564
6565 /* MC_CMD_MUM_IN_LOG msgrequest */
6566 #define MC_CMD_MUM_IN_LOG_LEN 8
6567 /* MUM cmd header */
6568 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6569 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6570 #define MC_CMD_MUM_IN_LOG_OP_OFST 4
6571 #define MC_CMD_MUM_IN_LOG_OP_LEN 4
6572 #define MC_CMD_MUM_IN_LOG_OP_UART 0x1 /* enum */
6573
6574 /* MC_CMD_MUM_IN_LOG_OP_UART msgrequest */
6575 #define MC_CMD_MUM_IN_LOG_OP_UART_LEN 12
6576 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6577 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6578 /*            MC_CMD_MUM_IN_LOG_OP_OFST 4 */
6579 /*            MC_CMD_MUM_IN_LOG_OP_LEN 4 */
6580 /* Enable/disable debug output to UART */
6581 #define MC_CMD_MUM_IN_LOG_OP_UART_ENABLE_OFST 8
6582 #define MC_CMD_MUM_IN_LOG_OP_UART_ENABLE_LEN 4
6583
6584 /* MC_CMD_MUM_IN_GPIO msgrequest */
6585 #define MC_CMD_MUM_IN_GPIO_LEN 8
6586 /* MUM cmd header */
6587 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6588 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6589 #define MC_CMD_MUM_IN_GPIO_HDR_OFST 4
6590 #define MC_CMD_MUM_IN_GPIO_HDR_LEN 4
6591 #define MC_CMD_MUM_IN_GPIO_OPCODE_LBN 0
6592 #define MC_CMD_MUM_IN_GPIO_OPCODE_WIDTH 8
6593 #define MC_CMD_MUM_IN_GPIO_IN_READ 0x0 /* enum */
6594 #define MC_CMD_MUM_IN_GPIO_OUT_WRITE 0x1 /* enum */
6595 #define MC_CMD_MUM_IN_GPIO_OUT_READ 0x2 /* enum */
6596 #define MC_CMD_MUM_IN_GPIO_OUT_ENABLE_WRITE 0x3 /* enum */
6597 #define MC_CMD_MUM_IN_GPIO_OUT_ENABLE_READ 0x4 /* enum */
6598 #define MC_CMD_MUM_IN_GPIO_OP 0x5 /* enum */
6599
6600 /* MC_CMD_MUM_IN_GPIO_IN_READ msgrequest */
6601 #define MC_CMD_MUM_IN_GPIO_IN_READ_LEN 8
6602 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6603 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6604 #define MC_CMD_MUM_IN_GPIO_IN_READ_HDR_OFST 4
6605 #define MC_CMD_MUM_IN_GPIO_IN_READ_HDR_LEN 4
6606
6607 /* MC_CMD_MUM_IN_GPIO_OUT_WRITE msgrequest */
6608 #define MC_CMD_MUM_IN_GPIO_OUT_WRITE_LEN 16
6609 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6610 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6611 #define MC_CMD_MUM_IN_GPIO_OUT_WRITE_HDR_OFST 4
6612 #define MC_CMD_MUM_IN_GPIO_OUT_WRITE_HDR_LEN 4
6613 /* The first 32-bit word to be written to the GPIO OUT register. */
6614 #define MC_CMD_MUM_IN_GPIO_OUT_WRITE_GPIOMASK1_OFST 8
6615 #define MC_CMD_MUM_IN_GPIO_OUT_WRITE_GPIOMASK1_LEN 4
6616 /* The second 32-bit word to be written to the GPIO OUT register. */
6617 #define MC_CMD_MUM_IN_GPIO_OUT_WRITE_GPIOMASK2_OFST 12
6618 #define MC_CMD_MUM_IN_GPIO_OUT_WRITE_GPIOMASK2_LEN 4
6619
6620 /* MC_CMD_MUM_IN_GPIO_OUT_READ msgrequest */
6621 #define MC_CMD_MUM_IN_GPIO_OUT_READ_LEN 8
6622 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6623 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6624 #define MC_CMD_MUM_IN_GPIO_OUT_READ_HDR_OFST 4
6625 #define MC_CMD_MUM_IN_GPIO_OUT_READ_HDR_LEN 4
6626
6627 /* MC_CMD_MUM_IN_GPIO_OUT_ENABLE_WRITE msgrequest */
6628 #define MC_CMD_MUM_IN_GPIO_OUT_ENABLE_WRITE_LEN 16
6629 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6630 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6631 #define MC_CMD_MUM_IN_GPIO_OUT_ENABLE_WRITE_HDR_OFST 4
6632 #define MC_CMD_MUM_IN_GPIO_OUT_ENABLE_WRITE_HDR_LEN 4
6633 /* The first 32-bit word to be written to the GPIO OUT ENABLE register. */
6634 #define MC_CMD_MUM_IN_GPIO_OUT_ENABLE_WRITE_GPIOMASK1_OFST 8
6635 #define MC_CMD_MUM_IN_GPIO_OUT_ENABLE_WRITE_GPIOMASK1_LEN 4
6636 /* The second 32-bit word to be written to the GPIO OUT ENABLE register. */
6637 #define MC_CMD_MUM_IN_GPIO_OUT_ENABLE_WRITE_GPIOMASK2_OFST 12
6638 #define MC_CMD_MUM_IN_GPIO_OUT_ENABLE_WRITE_GPIOMASK2_LEN 4
6639
6640 /* MC_CMD_MUM_IN_GPIO_OUT_ENABLE_READ msgrequest */
6641 #define MC_CMD_MUM_IN_GPIO_OUT_ENABLE_READ_LEN 8
6642 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6643 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6644 #define MC_CMD_MUM_IN_GPIO_OUT_ENABLE_READ_HDR_OFST 4
6645 #define MC_CMD_MUM_IN_GPIO_OUT_ENABLE_READ_HDR_LEN 4
6646
6647 /* MC_CMD_MUM_IN_GPIO_OP msgrequest */
6648 #define MC_CMD_MUM_IN_GPIO_OP_LEN 8
6649 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6650 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6651 #define MC_CMD_MUM_IN_GPIO_OP_HDR_OFST 4
6652 #define MC_CMD_MUM_IN_GPIO_OP_HDR_LEN 4
6653 #define MC_CMD_MUM_IN_GPIO_OP_BITWISE_OP_LBN 8
6654 #define MC_CMD_MUM_IN_GPIO_OP_BITWISE_OP_WIDTH 8
6655 #define MC_CMD_MUM_IN_GPIO_OP_OUT_READ 0x0 /* enum */
6656 #define MC_CMD_MUM_IN_GPIO_OP_OUT_WRITE 0x1 /* enum */
6657 #define MC_CMD_MUM_IN_GPIO_OP_OUT_CONFIG 0x2 /* enum */
6658 #define MC_CMD_MUM_IN_GPIO_OP_OUT_ENABLE 0x3 /* enum */
6659 #define MC_CMD_MUM_IN_GPIO_OP_GPIO_NUMBER_LBN 16
6660 #define MC_CMD_MUM_IN_GPIO_OP_GPIO_NUMBER_WIDTH 8
6661
6662 /* MC_CMD_MUM_IN_GPIO_OP_OUT_READ msgrequest */
6663 #define MC_CMD_MUM_IN_GPIO_OP_OUT_READ_LEN 8
6664 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6665 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6666 #define MC_CMD_MUM_IN_GPIO_OP_OUT_READ_HDR_OFST 4
6667 #define MC_CMD_MUM_IN_GPIO_OP_OUT_READ_HDR_LEN 4
6668
6669 /* MC_CMD_MUM_IN_GPIO_OP_OUT_WRITE msgrequest */
6670 #define MC_CMD_MUM_IN_GPIO_OP_OUT_WRITE_LEN 8
6671 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6672 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6673 #define MC_CMD_MUM_IN_GPIO_OP_OUT_WRITE_HDR_OFST 4
6674 #define MC_CMD_MUM_IN_GPIO_OP_OUT_WRITE_HDR_LEN 4
6675 #define MC_CMD_MUM_IN_GPIO_OP_OUT_WRITE_WRITEBIT_LBN 24
6676 #define MC_CMD_MUM_IN_GPIO_OP_OUT_WRITE_WRITEBIT_WIDTH 8
6677
6678 /* MC_CMD_MUM_IN_GPIO_OP_OUT_CONFIG msgrequest */
6679 #define MC_CMD_MUM_IN_GPIO_OP_OUT_CONFIG_LEN 8
6680 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6681 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6682 #define MC_CMD_MUM_IN_GPIO_OP_OUT_CONFIG_HDR_OFST 4
6683 #define MC_CMD_MUM_IN_GPIO_OP_OUT_CONFIG_HDR_LEN 4
6684 #define MC_CMD_MUM_IN_GPIO_OP_OUT_CONFIG_CFG_LBN 24
6685 #define MC_CMD_MUM_IN_GPIO_OP_OUT_CONFIG_CFG_WIDTH 8
6686
6687 /* MC_CMD_MUM_IN_GPIO_OP_OUT_ENABLE msgrequest */
6688 #define MC_CMD_MUM_IN_GPIO_OP_OUT_ENABLE_LEN 8
6689 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6690 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6691 #define MC_CMD_MUM_IN_GPIO_OP_OUT_ENABLE_HDR_OFST 4
6692 #define MC_CMD_MUM_IN_GPIO_OP_OUT_ENABLE_HDR_LEN 4
6693 #define MC_CMD_MUM_IN_GPIO_OP_OUT_ENABLE_ENABLEBIT_LBN 24
6694 #define MC_CMD_MUM_IN_GPIO_OP_OUT_ENABLE_ENABLEBIT_WIDTH 8
6695
6696 /* MC_CMD_MUM_IN_READ_SENSORS msgrequest */
6697 #define MC_CMD_MUM_IN_READ_SENSORS_LEN 8
6698 /* MUM cmd header */
6699 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6700 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6701 #define MC_CMD_MUM_IN_READ_SENSORS_PARAMS_OFST 4
6702 #define MC_CMD_MUM_IN_READ_SENSORS_PARAMS_LEN 4
6703 #define MC_CMD_MUM_IN_READ_SENSORS_SENSOR_ID_LBN 0
6704 #define MC_CMD_MUM_IN_READ_SENSORS_SENSOR_ID_WIDTH 8
6705 #define MC_CMD_MUM_IN_READ_SENSORS_NUM_SENSORS_LBN 8
6706 #define MC_CMD_MUM_IN_READ_SENSORS_NUM_SENSORS_WIDTH 8
6707
6708 /* MC_CMD_MUM_IN_PROGRAM_CLOCKS msgrequest */
6709 #define MC_CMD_MUM_IN_PROGRAM_CLOCKS_LEN 12
6710 /* MUM cmd header */
6711 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6712 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6713 /* Bit-mask of clocks to be programmed */
6714 #define MC_CMD_MUM_IN_PROGRAM_CLOCKS_MASK_OFST 4
6715 #define MC_CMD_MUM_IN_PROGRAM_CLOCKS_MASK_LEN 4
6716 #define MC_CMD_MUM_CLOCK_ID_FPGA 0x0 /* enum */
6717 #define MC_CMD_MUM_CLOCK_ID_DDR 0x1 /* enum */
6718 #define MC_CMD_MUM_CLOCK_ID_NIC 0x2 /* enum */
6719 /* Control flags for clock programming */
6720 #define MC_CMD_MUM_IN_PROGRAM_CLOCKS_FLAGS_OFST 8
6721 #define MC_CMD_MUM_IN_PROGRAM_CLOCKS_FLAGS_LEN 4
6722 #define MC_CMD_MUM_IN_PROGRAM_CLOCKS_OVERCLOCK_110_LBN 0
6723 #define MC_CMD_MUM_IN_PROGRAM_CLOCKS_OVERCLOCK_110_WIDTH 1
6724 #define MC_CMD_MUM_IN_PROGRAM_CLOCKS_CLOCK_NIC_FROM_FPGA_LBN 1
6725 #define MC_CMD_MUM_IN_PROGRAM_CLOCKS_CLOCK_NIC_FROM_FPGA_WIDTH 1
6726 #define MC_CMD_MUM_IN_PROGRAM_CLOCKS_CLOCK_REF_FROM_XO_LBN 2
6727 #define MC_CMD_MUM_IN_PROGRAM_CLOCKS_CLOCK_REF_FROM_XO_WIDTH 1
6728
6729 /* MC_CMD_MUM_IN_FPGA_LOAD msgrequest */
6730 #define MC_CMD_MUM_IN_FPGA_LOAD_LEN 8
6731 /* MUM cmd header */
6732 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6733 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6734 /* Enable/Disable FPGA config from flash */
6735 #define MC_CMD_MUM_IN_FPGA_LOAD_ENABLE_OFST 4
6736 #define MC_CMD_MUM_IN_FPGA_LOAD_ENABLE_LEN 4
6737
6738 /* MC_CMD_MUM_IN_READ_ATB_SENSOR msgrequest */
6739 #define MC_CMD_MUM_IN_READ_ATB_SENSOR_LEN 4
6740 /* MUM cmd header */
6741 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6742 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6743
6744 /* MC_CMD_MUM_IN_QSFP msgrequest */
6745 #define MC_CMD_MUM_IN_QSFP_LEN 12
6746 /* MUM cmd header */
6747 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6748 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6749 #define MC_CMD_MUM_IN_QSFP_HDR_OFST 4
6750 #define MC_CMD_MUM_IN_QSFP_HDR_LEN 4
6751 #define MC_CMD_MUM_IN_QSFP_OPCODE_LBN 0
6752 #define MC_CMD_MUM_IN_QSFP_OPCODE_WIDTH 4
6753 #define MC_CMD_MUM_IN_QSFP_INIT 0x0 /* enum */
6754 #define MC_CMD_MUM_IN_QSFP_RECONFIGURE 0x1 /* enum */
6755 #define MC_CMD_MUM_IN_QSFP_GET_SUPPORTED_CAP 0x2 /* enum */
6756 #define MC_CMD_MUM_IN_QSFP_GET_MEDIA_INFO 0x3 /* enum */
6757 #define MC_CMD_MUM_IN_QSFP_FILL_STATS 0x4 /* enum */
6758 #define MC_CMD_MUM_IN_QSFP_POLL_BIST 0x5 /* enum */
6759 #define MC_CMD_MUM_IN_QSFP_IDX_OFST 8
6760 #define MC_CMD_MUM_IN_QSFP_IDX_LEN 4
6761
6762 /* MC_CMD_MUM_IN_QSFP_INIT msgrequest */
6763 #define MC_CMD_MUM_IN_QSFP_INIT_LEN 16
6764 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6765 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6766 #define MC_CMD_MUM_IN_QSFP_INIT_HDR_OFST 4
6767 #define MC_CMD_MUM_IN_QSFP_INIT_HDR_LEN 4
6768 #define MC_CMD_MUM_IN_QSFP_INIT_IDX_OFST 8
6769 #define MC_CMD_MUM_IN_QSFP_INIT_IDX_LEN 4
6770 #define MC_CMD_MUM_IN_QSFP_INIT_CAGE_OFST 12
6771 #define MC_CMD_MUM_IN_QSFP_INIT_CAGE_LEN 4
6772
6773 /* MC_CMD_MUM_IN_QSFP_RECONFIGURE msgrequest */
6774 #define MC_CMD_MUM_IN_QSFP_RECONFIGURE_LEN 24
6775 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6776 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6777 #define MC_CMD_MUM_IN_QSFP_RECONFIGURE_HDR_OFST 4
6778 #define MC_CMD_MUM_IN_QSFP_RECONFIGURE_HDR_LEN 4
6779 #define MC_CMD_MUM_IN_QSFP_RECONFIGURE_IDX_OFST 8
6780 #define MC_CMD_MUM_IN_QSFP_RECONFIGURE_IDX_LEN 4
6781 #define MC_CMD_MUM_IN_QSFP_RECONFIGURE_TX_DISABLE_OFST 12
6782 #define MC_CMD_MUM_IN_QSFP_RECONFIGURE_TX_DISABLE_LEN 4
6783 #define MC_CMD_MUM_IN_QSFP_RECONFIGURE_PORT_LANES_OFST 16
6784 #define MC_CMD_MUM_IN_QSFP_RECONFIGURE_PORT_LANES_LEN 4
6785 #define MC_CMD_MUM_IN_QSFP_RECONFIGURE_PORT_LINK_SPEED_OFST 20
6786 #define MC_CMD_MUM_IN_QSFP_RECONFIGURE_PORT_LINK_SPEED_LEN 4
6787
6788 /* MC_CMD_MUM_IN_QSFP_GET_SUPPORTED_CAP msgrequest */
6789 #define MC_CMD_MUM_IN_QSFP_GET_SUPPORTED_CAP_LEN 12
6790 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6791 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6792 #define MC_CMD_MUM_IN_QSFP_GET_SUPPORTED_CAP_HDR_OFST 4
6793 #define MC_CMD_MUM_IN_QSFP_GET_SUPPORTED_CAP_HDR_LEN 4
6794 #define MC_CMD_MUM_IN_QSFP_GET_SUPPORTED_CAP_IDX_OFST 8
6795 #define MC_CMD_MUM_IN_QSFP_GET_SUPPORTED_CAP_IDX_LEN 4
6796
6797 /* MC_CMD_MUM_IN_QSFP_GET_MEDIA_INFO msgrequest */
6798 #define MC_CMD_MUM_IN_QSFP_GET_MEDIA_INFO_LEN 16
6799 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6800 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6801 #define MC_CMD_MUM_IN_QSFP_GET_MEDIA_INFO_HDR_OFST 4
6802 #define MC_CMD_MUM_IN_QSFP_GET_MEDIA_INFO_HDR_LEN 4
6803 #define MC_CMD_MUM_IN_QSFP_GET_MEDIA_INFO_IDX_OFST 8
6804 #define MC_CMD_MUM_IN_QSFP_GET_MEDIA_INFO_IDX_LEN 4
6805 #define MC_CMD_MUM_IN_QSFP_GET_MEDIA_INFO_PAGE_OFST 12
6806 #define MC_CMD_MUM_IN_QSFP_GET_MEDIA_INFO_PAGE_LEN 4
6807
6808 /* MC_CMD_MUM_IN_QSFP_FILL_STATS msgrequest */
6809 #define MC_CMD_MUM_IN_QSFP_FILL_STATS_LEN 12
6810 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6811 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6812 #define MC_CMD_MUM_IN_QSFP_FILL_STATS_HDR_OFST 4
6813 #define MC_CMD_MUM_IN_QSFP_FILL_STATS_HDR_LEN 4
6814 #define MC_CMD_MUM_IN_QSFP_FILL_STATS_IDX_OFST 8
6815 #define MC_CMD_MUM_IN_QSFP_FILL_STATS_IDX_LEN 4
6816
6817 /* MC_CMD_MUM_IN_QSFP_POLL_BIST msgrequest */
6818 #define MC_CMD_MUM_IN_QSFP_POLL_BIST_LEN 12
6819 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6820 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6821 #define MC_CMD_MUM_IN_QSFP_POLL_BIST_HDR_OFST 4
6822 #define MC_CMD_MUM_IN_QSFP_POLL_BIST_HDR_LEN 4
6823 #define MC_CMD_MUM_IN_QSFP_POLL_BIST_IDX_OFST 8
6824 #define MC_CMD_MUM_IN_QSFP_POLL_BIST_IDX_LEN 4
6825
6826 /* MC_CMD_MUM_IN_READ_DDR_INFO msgrequest */
6827 #define MC_CMD_MUM_IN_READ_DDR_INFO_LEN 4
6828 /* MUM cmd header */
6829 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6830 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6831
6832 /* MC_CMD_MUM_OUT msgresponse */
6833 #define MC_CMD_MUM_OUT_LEN 0
6834
6835 /* MC_CMD_MUM_OUT_NULL msgresponse */
6836 #define MC_CMD_MUM_OUT_NULL_LEN 0
6837
6838 /* MC_CMD_MUM_OUT_GET_VERSION msgresponse */
6839 #define MC_CMD_MUM_OUT_GET_VERSION_LEN 12
6840 #define MC_CMD_MUM_OUT_GET_VERSION_FIRMWARE_OFST 0
6841 #define MC_CMD_MUM_OUT_GET_VERSION_FIRMWARE_LEN 4
6842 #define MC_CMD_MUM_OUT_GET_VERSION_VERSION_OFST 4
6843 #define MC_CMD_MUM_OUT_GET_VERSION_VERSION_LEN 8
6844 #define MC_CMD_MUM_OUT_GET_VERSION_VERSION_LO_OFST 4
6845 #define MC_CMD_MUM_OUT_GET_VERSION_VERSION_HI_OFST 8
6846
6847 /* MC_CMD_MUM_OUT_RAW_CMD msgresponse */
6848 #define MC_CMD_MUM_OUT_RAW_CMD_LENMIN 1
6849 #define MC_CMD_MUM_OUT_RAW_CMD_LENMAX 252
6850 #define MC_CMD_MUM_OUT_RAW_CMD_LENMAX_MCDI2 1020
6851 #define MC_CMD_MUM_OUT_RAW_CMD_LEN(num) (0+1*(num))
6852 /* returned data */
6853 #define MC_CMD_MUM_OUT_RAW_CMD_DATA_OFST 0
6854 #define MC_CMD_MUM_OUT_RAW_CMD_DATA_LEN 1
6855 #define MC_CMD_MUM_OUT_RAW_CMD_DATA_MINNUM 1
6856 #define MC_CMD_MUM_OUT_RAW_CMD_DATA_MAXNUM 252
6857 #define MC_CMD_MUM_OUT_RAW_CMD_DATA_MAXNUM_MCDI2 1020
6858
6859 /* MC_CMD_MUM_OUT_READ msgresponse */
6860 #define MC_CMD_MUM_OUT_READ_LENMIN 4
6861 #define MC_CMD_MUM_OUT_READ_LENMAX 252
6862 #define MC_CMD_MUM_OUT_READ_LENMAX_MCDI2 1020
6863 #define MC_CMD_MUM_OUT_READ_LEN(num) (0+4*(num))
6864 #define MC_CMD_MUM_OUT_READ_BUFFER_OFST 0
6865 #define MC_CMD_MUM_OUT_READ_BUFFER_LEN 4
6866 #define MC_CMD_MUM_OUT_READ_BUFFER_MINNUM 1
6867 #define MC_CMD_MUM_OUT_READ_BUFFER_MAXNUM 63
6868 #define MC_CMD_MUM_OUT_READ_BUFFER_MAXNUM_MCDI2 255
6869
6870 /* MC_CMD_MUM_OUT_WRITE msgresponse */
6871 #define MC_CMD_MUM_OUT_WRITE_LEN 0
6872
6873 /* MC_CMD_MUM_OUT_LOG msgresponse */
6874 #define MC_CMD_MUM_OUT_LOG_LEN 0
6875
6876 /* MC_CMD_MUM_OUT_LOG_OP_UART msgresponse */
6877 #define MC_CMD_MUM_OUT_LOG_OP_UART_LEN 0
6878
6879 /* MC_CMD_MUM_OUT_GPIO_IN_READ msgresponse */
6880 #define MC_CMD_MUM_OUT_GPIO_IN_READ_LEN 8
6881 /* The first 32-bit word read from the GPIO IN register. */
6882 #define MC_CMD_MUM_OUT_GPIO_IN_READ_GPIOMASK1_OFST 0
6883 #define MC_CMD_MUM_OUT_GPIO_IN_READ_GPIOMASK1_LEN 4
6884 /* The second 32-bit word read from the GPIO IN register. */
6885 #define MC_CMD_MUM_OUT_GPIO_IN_READ_GPIOMASK2_OFST 4
6886 #define MC_CMD_MUM_OUT_GPIO_IN_READ_GPIOMASK2_LEN 4
6887
6888 /* MC_CMD_MUM_OUT_GPIO_OUT_WRITE msgresponse */
6889 #define MC_CMD_MUM_OUT_GPIO_OUT_WRITE_LEN 0
6890
6891 /* MC_CMD_MUM_OUT_GPIO_OUT_READ msgresponse */
6892 #define MC_CMD_MUM_OUT_GPIO_OUT_READ_LEN 8
6893 /* The first 32-bit word read from the GPIO OUT register. */
6894 #define MC_CMD_MUM_OUT_GPIO_OUT_READ_GPIOMASK1_OFST 0
6895 #define MC_CMD_MUM_OUT_GPIO_OUT_READ_GPIOMASK1_LEN 4
6896 /* The second 32-bit word read from the GPIO OUT register. */
6897 #define MC_CMD_MUM_OUT_GPIO_OUT_READ_GPIOMASK2_OFST 4
6898 #define MC_CMD_MUM_OUT_GPIO_OUT_READ_GPIOMASK2_LEN 4
6899
6900 /* MC_CMD_MUM_OUT_GPIO_OUT_ENABLE_WRITE msgresponse */
6901 #define MC_CMD_MUM_OUT_GPIO_OUT_ENABLE_WRITE_LEN 0
6902
6903 /* MC_CMD_MUM_OUT_GPIO_OUT_ENABLE_READ msgresponse */
6904 #define MC_CMD_MUM_OUT_GPIO_OUT_ENABLE_READ_LEN 8
6905 #define MC_CMD_MUM_OUT_GPIO_OUT_ENABLE_READ_GPIOMASK1_OFST 0
6906 #define MC_CMD_MUM_OUT_GPIO_OUT_ENABLE_READ_GPIOMASK1_LEN 4
6907 #define MC_CMD_MUM_OUT_GPIO_OUT_ENABLE_READ_GPIOMASK2_OFST 4
6908 #define MC_CMD_MUM_OUT_GPIO_OUT_ENABLE_READ_GPIOMASK2_LEN 4
6909
6910 /* MC_CMD_MUM_OUT_GPIO_OP_OUT_READ msgresponse */
6911 #define MC_CMD_MUM_OUT_GPIO_OP_OUT_READ_LEN 4
6912 #define MC_CMD_MUM_OUT_GPIO_OP_OUT_READ_BIT_READ_OFST 0
6913 #define MC_CMD_MUM_OUT_GPIO_OP_OUT_READ_BIT_READ_LEN 4
6914
6915 /* MC_CMD_MUM_OUT_GPIO_OP_OUT_WRITE msgresponse */
6916 #define MC_CMD_MUM_OUT_GPIO_OP_OUT_WRITE_LEN 0
6917
6918 /* MC_CMD_MUM_OUT_GPIO_OP_OUT_CONFIG msgresponse */
6919 #define MC_CMD_MUM_OUT_GPIO_OP_OUT_CONFIG_LEN 0
6920
6921 /* MC_CMD_MUM_OUT_GPIO_OP_OUT_ENABLE msgresponse */
6922 #define MC_CMD_MUM_OUT_GPIO_OP_OUT_ENABLE_LEN 0
6923
6924 /* MC_CMD_MUM_OUT_READ_SENSORS msgresponse */
6925 #define MC_CMD_MUM_OUT_READ_SENSORS_LENMIN 4
6926 #define MC_CMD_MUM_OUT_READ_SENSORS_LENMAX 252
6927 #define MC_CMD_MUM_OUT_READ_SENSORS_LENMAX_MCDI2 1020
6928 #define MC_CMD_MUM_OUT_READ_SENSORS_LEN(num) (0+4*(num))
6929 #define MC_CMD_MUM_OUT_READ_SENSORS_DATA_OFST 0
6930 #define MC_CMD_MUM_OUT_READ_SENSORS_DATA_LEN 4
6931 #define MC_CMD_MUM_OUT_READ_SENSORS_DATA_MINNUM 1
6932 #define MC_CMD_MUM_OUT_READ_SENSORS_DATA_MAXNUM 63
6933 #define MC_CMD_MUM_OUT_READ_SENSORS_DATA_MAXNUM_MCDI2 255
6934 #define MC_CMD_MUM_OUT_READ_SENSORS_READING_LBN 0
6935 #define MC_CMD_MUM_OUT_READ_SENSORS_READING_WIDTH 16
6936 #define MC_CMD_MUM_OUT_READ_SENSORS_STATE_LBN 16
6937 #define MC_CMD_MUM_OUT_READ_SENSORS_STATE_WIDTH 8
6938 #define MC_CMD_MUM_OUT_READ_SENSORS_TYPE_LBN 24
6939 #define MC_CMD_MUM_OUT_READ_SENSORS_TYPE_WIDTH 8
6940
6941 /* MC_CMD_MUM_OUT_PROGRAM_CLOCKS msgresponse */
6942 #define MC_CMD_MUM_OUT_PROGRAM_CLOCKS_LEN 4
6943 #define MC_CMD_MUM_OUT_PROGRAM_CLOCKS_OK_MASK_OFST 0
6944 #define MC_CMD_MUM_OUT_PROGRAM_CLOCKS_OK_MASK_LEN 4
6945
6946 /* MC_CMD_MUM_OUT_FPGA_LOAD msgresponse */
6947 #define MC_CMD_MUM_OUT_FPGA_LOAD_LEN 0
6948
6949 /* MC_CMD_MUM_OUT_READ_ATB_SENSOR msgresponse */
6950 #define MC_CMD_MUM_OUT_READ_ATB_SENSOR_LEN 4
6951 #define MC_CMD_MUM_OUT_READ_ATB_SENSOR_RESULT_OFST 0
6952 #define MC_CMD_MUM_OUT_READ_ATB_SENSOR_RESULT_LEN 4
6953
6954 /* MC_CMD_MUM_OUT_QSFP_INIT msgresponse */
6955 #define MC_CMD_MUM_OUT_QSFP_INIT_LEN 0
6956
6957 /* MC_CMD_MUM_OUT_QSFP_RECONFIGURE msgresponse */
6958 #define MC_CMD_MUM_OUT_QSFP_RECONFIGURE_LEN 8
6959 #define MC_CMD_MUM_OUT_QSFP_RECONFIGURE_PORT_PHY_LP_CAP_OFST 0
6960 #define MC_CMD_MUM_OUT_QSFP_RECONFIGURE_PORT_PHY_LP_CAP_LEN 4
6961 #define MC_CMD_MUM_OUT_QSFP_RECONFIGURE_PORT_PHY_FLAGS_OFST 4
6962 #define MC_CMD_MUM_OUT_QSFP_RECONFIGURE_PORT_PHY_FLAGS_LEN 4
6963 #define MC_CMD_MUM_OUT_QSFP_RECONFIGURE_PORT_PHY_READY_LBN 0
6964 #define MC_CMD_MUM_OUT_QSFP_RECONFIGURE_PORT_PHY_READY_WIDTH 1
6965 #define MC_CMD_MUM_OUT_QSFP_RECONFIGURE_PORT_PHY_LINK_UP_LBN 1
6966 #define MC_CMD_MUM_OUT_QSFP_RECONFIGURE_PORT_PHY_LINK_UP_WIDTH 1
6967
6968 /* MC_CMD_MUM_OUT_QSFP_GET_SUPPORTED_CAP msgresponse */
6969 #define MC_CMD_MUM_OUT_QSFP_GET_SUPPORTED_CAP_LEN 4
6970 #define MC_CMD_MUM_OUT_QSFP_GET_SUPPORTED_CAP_PORT_PHY_LP_CAP_OFST 0
6971 #define MC_CMD_MUM_OUT_QSFP_GET_SUPPORTED_CAP_PORT_PHY_LP_CAP_LEN 4
6972
6973 /* MC_CMD_MUM_OUT_QSFP_GET_MEDIA_INFO msgresponse */
6974 #define MC_CMD_MUM_OUT_QSFP_GET_MEDIA_INFO_LENMIN 5
6975 #define MC_CMD_MUM_OUT_QSFP_GET_MEDIA_INFO_LENMAX 252
6976 #define MC_CMD_MUM_OUT_QSFP_GET_MEDIA_INFO_LENMAX_MCDI2 1020
6977 #define MC_CMD_MUM_OUT_QSFP_GET_MEDIA_INFO_LEN(num) (4+1*(num))
6978 /* in bytes */
6979 #define MC_CMD_MUM_OUT_QSFP_GET_MEDIA_INFO_DATALEN_OFST 0
6980 #define MC_CMD_MUM_OUT_QSFP_GET_MEDIA_INFO_DATALEN_LEN 4
6981 #define MC_CMD_MUM_OUT_QSFP_GET_MEDIA_INFO_DATA_OFST 4
6982 #define MC_CMD_MUM_OUT_QSFP_GET_MEDIA_INFO_DATA_LEN 1
6983 #define MC_CMD_MUM_OUT_QSFP_GET_MEDIA_INFO_DATA_MINNUM 1
6984 #define MC_CMD_MUM_OUT_QSFP_GET_MEDIA_INFO_DATA_MAXNUM 248
6985 #define MC_CMD_MUM_OUT_QSFP_GET_MEDIA_INFO_DATA_MAXNUM_MCDI2 1016
6986
6987 /* MC_CMD_MUM_OUT_QSFP_FILL_STATS msgresponse */
6988 #define MC_CMD_MUM_OUT_QSFP_FILL_STATS_LEN 8
6989 #define MC_CMD_MUM_OUT_QSFP_FILL_STATS_PORT_PHY_STATS_PMA_PMD_LINK_UP_OFST 0
6990 #define MC_CMD_MUM_OUT_QSFP_FILL_STATS_PORT_PHY_STATS_PMA_PMD_LINK_UP_LEN 4
6991 #define MC_CMD_MUM_OUT_QSFP_FILL_STATS_PORT_PHY_STATS_PCS_LINK_UP_OFST 4
6992 #define MC_CMD_MUM_OUT_QSFP_FILL_STATS_PORT_PHY_STATS_PCS_LINK_UP_LEN 4
6993
6994 /* MC_CMD_MUM_OUT_QSFP_POLL_BIST msgresponse */
6995 #define MC_CMD_MUM_OUT_QSFP_POLL_BIST_LEN 4
6996 #define MC_CMD_MUM_OUT_QSFP_POLL_BIST_TEST_OFST 0
6997 #define MC_CMD_MUM_OUT_QSFP_POLL_BIST_TEST_LEN 4
6998
6999 /* MC_CMD_MUM_OUT_READ_DDR_INFO msgresponse */
7000 #define MC_CMD_MUM_OUT_READ_DDR_INFO_LENMIN 24
7001 #define MC_CMD_MUM_OUT_READ_DDR_INFO_LENMAX 248
7002 #define MC_CMD_MUM_OUT_READ_DDR_INFO_LENMAX_MCDI2 1016
7003 #define MC_CMD_MUM_OUT_READ_DDR_INFO_LEN(num) (8+8*(num))
7004 /* Discrete (soldered) DDR resistor strap info */
7005 #define MC_CMD_MUM_OUT_READ_DDR_INFO_DISCRETE_DDR_INFO_OFST 0
7006 #define MC_CMD_MUM_OUT_READ_DDR_INFO_DISCRETE_DDR_INFO_LEN 4
7007 #define MC_CMD_MUM_OUT_READ_DDR_INFO_VRATIO_LBN 0
7008 #define MC_CMD_MUM_OUT_READ_DDR_INFO_VRATIO_WIDTH 16
7009 #define MC_CMD_MUM_OUT_READ_DDR_INFO_RESERVED1_LBN 16
7010 #define MC_CMD_MUM_OUT_READ_DDR_INFO_RESERVED1_WIDTH 16
7011 /* Number of SODIMM info records */
7012 #define MC_CMD_MUM_OUT_READ_DDR_INFO_NUM_RECORDS_OFST 4
7013 #define MC_CMD_MUM_OUT_READ_DDR_INFO_NUM_RECORDS_LEN 4
7014 /* Array of SODIMM info records */
7015 #define MC_CMD_MUM_OUT_READ_DDR_INFO_SODIMM_INFO_RECORD_OFST 8
7016 #define MC_CMD_MUM_OUT_READ_DDR_INFO_SODIMM_INFO_RECORD_LEN 8
7017 #define MC_CMD_MUM_OUT_READ_DDR_INFO_SODIMM_INFO_RECORD_LO_OFST 8
7018 #define MC_CMD_MUM_OUT_READ_DDR_INFO_SODIMM_INFO_RECORD_HI_OFST 12
7019 #define MC_CMD_MUM_OUT_READ_DDR_INFO_SODIMM_INFO_RECORD_MINNUM 2
7020 #define MC_CMD_MUM_OUT_READ_DDR_INFO_SODIMM_INFO_RECORD_MAXNUM 30
7021 #define MC_CMD_MUM_OUT_READ_DDR_INFO_SODIMM_INFO_RECORD_MAXNUM_MCDI2 126
7022 #define MC_CMD_MUM_OUT_READ_DDR_INFO_BANK_ID_LBN 0
7023 #define MC_CMD_MUM_OUT_READ_DDR_INFO_BANK_ID_WIDTH 8
7024 /* enum: SODIMM bank 1 (Top SODIMM for Sorrento) */
7025 #define MC_CMD_MUM_OUT_READ_DDR_INFO_BANK1 0x0
7026 /* enum: SODIMM bank 2 (Bottom SODDIMM for Sorrento) */
7027 #define MC_CMD_MUM_OUT_READ_DDR_INFO_BANK2 0x1
7028 /* enum: Total number of SODIMM banks */
7029 #define MC_CMD_MUM_OUT_READ_DDR_INFO_NUM_BANKS 0x2
7030 #define MC_CMD_MUM_OUT_READ_DDR_INFO_TYPE_LBN 8
7031 #define MC_CMD_MUM_OUT_READ_DDR_INFO_TYPE_WIDTH 8
7032 #define MC_CMD_MUM_OUT_READ_DDR_INFO_RANK_LBN 16
7033 #define MC_CMD_MUM_OUT_READ_DDR_INFO_RANK_WIDTH 4
7034 #define MC_CMD_MUM_OUT_READ_DDR_INFO_VOLTAGE_LBN 20
7035 #define MC_CMD_MUM_OUT_READ_DDR_INFO_VOLTAGE_WIDTH 4
7036 #define MC_CMD_MUM_OUT_READ_DDR_INFO_NOT_POWERED 0x0 /* enum */
7037 #define MC_CMD_MUM_OUT_READ_DDR_INFO_1V25 0x1 /* enum */
7038 #define MC_CMD_MUM_OUT_READ_DDR_INFO_1V35 0x2 /* enum */
7039 #define MC_CMD_MUM_OUT_READ_DDR_INFO_1V5 0x3 /* enum */
7040 /* enum: Values 5-15 are reserved for future usage */
7041 #define MC_CMD_MUM_OUT_READ_DDR_INFO_1V8 0x4
7042 #define MC_CMD_MUM_OUT_READ_DDR_INFO_SIZE_LBN 24
7043 #define MC_CMD_MUM_OUT_READ_DDR_INFO_SIZE_WIDTH 8
7044 #define MC_CMD_MUM_OUT_READ_DDR_INFO_SPEED_LBN 32
7045 #define MC_CMD_MUM_OUT_READ_DDR_INFO_SPEED_WIDTH 16
7046 #define MC_CMD_MUM_OUT_READ_DDR_INFO_STATE_LBN 48
7047 #define MC_CMD_MUM_OUT_READ_DDR_INFO_STATE_WIDTH 4
7048 /* enum: No module present */
7049 #define MC_CMD_MUM_OUT_READ_DDR_INFO_ABSENT 0x0
7050 /* enum: Module present supported and powered on */
7051 #define MC_CMD_MUM_OUT_READ_DDR_INFO_PRESENT_POWERED 0x1
7052 /* enum: Module present but bad type */
7053 #define MC_CMD_MUM_OUT_READ_DDR_INFO_PRESENT_BAD_TYPE 0x2
7054 /* enum: Module present but incompatible voltage */
7055 #define MC_CMD_MUM_OUT_READ_DDR_INFO_PRESENT_BAD_VOLTAGE 0x3
7056 /* enum: Module present but unknown SPD */
7057 #define MC_CMD_MUM_OUT_READ_DDR_INFO_PRESENT_BAD_SPD 0x4
7058 /* enum: Module present but slot cannot support it */
7059 #define MC_CMD_MUM_OUT_READ_DDR_INFO_PRESENT_BAD_SLOT 0x5
7060 /* enum: Modules may or may not be present, but cannot establish contact by I2C
7061  */
7062 #define MC_CMD_MUM_OUT_READ_DDR_INFO_NOT_REACHABLE 0x6
7063 #define MC_CMD_MUM_OUT_READ_DDR_INFO_RESERVED2_LBN 52
7064 #define MC_CMD_MUM_OUT_READ_DDR_INFO_RESERVED2_WIDTH 12
7065
7066 /* MC_CMD_RESOURCE_SPECIFIER enum */
7067 /* enum: Any */
7068 #define MC_CMD_RESOURCE_INSTANCE_ANY 0xffffffff
7069 /* enum: None */
7070 #define MC_CMD_RESOURCE_INSTANCE_NONE 0xfffffffe
7071
7072 /* EVB_PORT_ID structuredef */
7073 #define EVB_PORT_ID_LEN 4
7074 #define EVB_PORT_ID_PORT_ID_OFST 0
7075 #define EVB_PORT_ID_PORT_ID_LEN 4
7076 /* enum: An invalid port handle. */
7077 #define EVB_PORT_ID_NULL 0x0
7078 /* enum: The port assigned to this function.. */
7079 #define EVB_PORT_ID_ASSIGNED 0x1000000
7080 /* enum: External network port 0 */
7081 #define EVB_PORT_ID_MAC0 0x2000000
7082 /* enum: External network port 1 */
7083 #define EVB_PORT_ID_MAC1 0x2000001
7084 /* enum: External network port 2 */
7085 #define EVB_PORT_ID_MAC2 0x2000002
7086 /* enum: External network port 3 */
7087 #define EVB_PORT_ID_MAC3 0x2000003
7088 #define EVB_PORT_ID_PORT_ID_LBN 0
7089 #define EVB_PORT_ID_PORT_ID_WIDTH 32
7090
7091 /* EVB_VLAN_TAG structuredef */
7092 #define EVB_VLAN_TAG_LEN 2
7093 /* The VLAN tag value */
7094 #define EVB_VLAN_TAG_VLAN_ID_LBN 0
7095 #define EVB_VLAN_TAG_VLAN_ID_WIDTH 12
7096 #define EVB_VLAN_TAG_MODE_LBN 12
7097 #define EVB_VLAN_TAG_MODE_WIDTH 4
7098 /* enum: Insert the VLAN. */
7099 #define EVB_VLAN_TAG_INSERT 0x0
7100 /* enum: Replace the VLAN if already present. */
7101 #define EVB_VLAN_TAG_REPLACE 0x1
7102
7103 /* BUFTBL_ENTRY structuredef */
7104 #define BUFTBL_ENTRY_LEN 12
7105 /* the owner ID */
7106 #define BUFTBL_ENTRY_OID_OFST 0
7107 #define BUFTBL_ENTRY_OID_LEN 2
7108 #define BUFTBL_ENTRY_OID_LBN 0
7109 #define BUFTBL_ENTRY_OID_WIDTH 16
7110 /* the page parameter as one of ESE_DZ_SMC_PAGE_SIZE_ */
7111 #define BUFTBL_ENTRY_PGSZ_OFST 2
7112 #define BUFTBL_ENTRY_PGSZ_LEN 2
7113 #define BUFTBL_ENTRY_PGSZ_LBN 16
7114 #define BUFTBL_ENTRY_PGSZ_WIDTH 16
7115 /* the raw 64-bit address field from the SMC, not adjusted for page size */
7116 #define BUFTBL_ENTRY_RAWADDR_OFST 4
7117 #define BUFTBL_ENTRY_RAWADDR_LEN 8
7118 #define BUFTBL_ENTRY_RAWADDR_LO_OFST 4
7119 #define BUFTBL_ENTRY_RAWADDR_HI_OFST 8
7120 #define BUFTBL_ENTRY_RAWADDR_LBN 32
7121 #define BUFTBL_ENTRY_RAWADDR_WIDTH 64
7122
7123 /* NVRAM_PARTITION_TYPE structuredef */
7124 #define NVRAM_PARTITION_TYPE_LEN 2
7125 #define NVRAM_PARTITION_TYPE_ID_OFST 0
7126 #define NVRAM_PARTITION_TYPE_ID_LEN 2
7127 /* enum: Primary MC firmware partition */
7128 #define NVRAM_PARTITION_TYPE_MC_FIRMWARE 0x100
7129 /* enum: Secondary MC firmware partition */
7130 #define NVRAM_PARTITION_TYPE_MC_FIRMWARE_BACKUP 0x200
7131 /* enum: Expansion ROM partition */
7132 #define NVRAM_PARTITION_TYPE_EXPANSION_ROM 0x300
7133 /* enum: Static configuration TLV partition */
7134 #define NVRAM_PARTITION_TYPE_STATIC_CONFIG 0x400
7135 /* enum: Dynamic configuration TLV partition */
7136 #define NVRAM_PARTITION_TYPE_DYNAMIC_CONFIG 0x500
7137 /* enum: Expansion ROM configuration data for port 0 */
7138 #define NVRAM_PARTITION_TYPE_EXPROM_CONFIG_PORT0 0x600
7139 /* enum: Synonym for EXPROM_CONFIG_PORT0 as used in pmap files */
7140 #define NVRAM_PARTITION_TYPE_EXPROM_CONFIG 0x600
7141 /* enum: Expansion ROM configuration data for port 1 */
7142 #define NVRAM_PARTITION_TYPE_EXPROM_CONFIG_PORT1 0x601
7143 /* enum: Expansion ROM configuration data for port 2 */
7144 #define NVRAM_PARTITION_TYPE_EXPROM_CONFIG_PORT2 0x602
7145 /* enum: Expansion ROM configuration data for port 3 */
7146 #define NVRAM_PARTITION_TYPE_EXPROM_CONFIG_PORT3 0x603
7147 /* enum: Non-volatile log output partition */
7148 #define NVRAM_PARTITION_TYPE_LOG 0x700
7149 /* enum: Non-volatile log output of second core on dual-core device */
7150 #define NVRAM_PARTITION_TYPE_LOG_SLAVE 0x701
7151 /* enum: Device state dump output partition */
7152 #define NVRAM_PARTITION_TYPE_DUMP 0x800
7153 /* enum: Application license key storage partition */
7154 #define NVRAM_PARTITION_TYPE_LICENSE 0x900
7155 /* enum: Start of range used for PHY partitions (low 8 bits are the PHY ID) */
7156 #define NVRAM_PARTITION_TYPE_PHY_MIN 0xa00
7157 /* enum: End of range used for PHY partitions (low 8 bits are the PHY ID) */
7158 #define NVRAM_PARTITION_TYPE_PHY_MAX 0xaff
7159 /* enum: Primary FPGA partition */
7160 #define NVRAM_PARTITION_TYPE_FPGA 0xb00
7161 /* enum: Secondary FPGA partition */
7162 #define NVRAM_PARTITION_TYPE_FPGA_BACKUP 0xb01
7163 /* enum: FC firmware partition */
7164 #define NVRAM_PARTITION_TYPE_FC_FIRMWARE 0xb02
7165 /* enum: FC License partition */
7166 #define NVRAM_PARTITION_TYPE_FC_LICENSE 0xb03
7167 /* enum: Non-volatile log output partition for FC */
7168 #define NVRAM_PARTITION_TYPE_FC_LOG 0xb04
7169 /* enum: MUM firmware partition */
7170 #define NVRAM_PARTITION_TYPE_MUM_FIRMWARE 0xc00
7171 /* enum: SUC firmware partition (this is intentionally an alias of
7172  * MUM_FIRMWARE)
7173  */
7174 #define NVRAM_PARTITION_TYPE_SUC_FIRMWARE 0xc00
7175 /* enum: MUM Non-volatile log output partition. */
7176 #define NVRAM_PARTITION_TYPE_MUM_LOG 0xc01
7177 /* enum: MUM Application table partition. */
7178 #define NVRAM_PARTITION_TYPE_MUM_APPTABLE 0xc02
7179 /* enum: MUM boot rom partition. */
7180 #define NVRAM_PARTITION_TYPE_MUM_BOOT_ROM 0xc03
7181 /* enum: MUM production signatures & calibration rom partition. */
7182 #define NVRAM_PARTITION_TYPE_MUM_PROD_ROM 0xc04
7183 /* enum: MUM user signatures & calibration rom partition. */
7184 #define NVRAM_PARTITION_TYPE_MUM_USER_ROM 0xc05
7185 /* enum: MUM fuses and lockbits partition. */
7186 #define NVRAM_PARTITION_TYPE_MUM_FUSELOCK 0xc06
7187 /* enum: UEFI expansion ROM if separate from PXE */
7188 #define NVRAM_PARTITION_TYPE_EXPANSION_UEFI 0xd00
7189 /* enum: Used by the expansion ROM for logging */
7190 #define NVRAM_PARTITION_TYPE_PXE_LOG 0x1000
7191 /* enum: Used for XIP code of shmbooted images */
7192 #define NVRAM_PARTITION_TYPE_XIP_SCRATCH 0x1100
7193 /* enum: Spare partition 2 */
7194 #define NVRAM_PARTITION_TYPE_SPARE_2 0x1200
7195 /* enum: Manufacturing partition. Used during manufacture to pass information
7196  * between XJTAG and Manftest.
7197  */
7198 #define NVRAM_PARTITION_TYPE_MANUFACTURING 0x1300
7199 /* enum: Spare partition 4 */
7200 #define NVRAM_PARTITION_TYPE_SPARE_4 0x1400
7201 /* enum: Spare partition 5 */
7202 #define NVRAM_PARTITION_TYPE_SPARE_5 0x1500
7203 /* enum: Partition for reporting MC status. See mc_flash_layout.h
7204  * medford_mc_status_hdr_t for layout on Medford.
7205  */
7206 #define NVRAM_PARTITION_TYPE_STATUS 0x1600
7207 /* enum: Spare partition 13 */
7208 #define NVRAM_PARTITION_TYPE_SPARE_13 0x1700
7209 /* enum: Spare partition 14 */
7210 #define NVRAM_PARTITION_TYPE_SPARE_14 0x1800
7211 /* enum: Spare partition 15 */
7212 #define NVRAM_PARTITION_TYPE_SPARE_15 0x1900
7213 /* enum: Spare partition 16 */
7214 #define NVRAM_PARTITION_TYPE_SPARE_16 0x1a00
7215 /* enum: Factory defaults for dynamic configuration */
7216 #define NVRAM_PARTITION_TYPE_DYNCONFIG_DEFAULTS 0x1b00
7217 /* enum: Factory defaults for expansion ROM configuration */
7218 #define NVRAM_PARTITION_TYPE_ROMCONFIG_DEFAULTS 0x1c00
7219 /* enum: Field Replaceable Unit inventory information for use on IPMI
7220  * platforms. See SF-119124-PS. The STATIC_CONFIG partition may contain a
7221  * subset of the information stored in this partition.
7222  */
7223 #define NVRAM_PARTITION_TYPE_FRU_INFORMATION 0x1d00
7224 /* enum: Bundle image partition */
7225 #define NVRAM_PARTITION_TYPE_BUNDLE 0x1e00
7226 /* enum: Bundle metadata partition that holds additional information related to
7227  * a bundle update in TLV format
7228  */
7229 #define NVRAM_PARTITION_TYPE_BUNDLE_METADATA 0x1e01
7230 /* enum: Bundle update non-volatile log output partition */
7231 #define NVRAM_PARTITION_TYPE_BUNDLE_LOG 0x1e02
7232 /* enum: Start of reserved value range (firmware may use for any purpose) */
7233 #define NVRAM_PARTITION_TYPE_RESERVED_VALUES_MIN 0xff00
7234 /* enum: End of reserved value range (firmware may use for any purpose) */
7235 #define NVRAM_PARTITION_TYPE_RESERVED_VALUES_MAX 0xfffd
7236 /* enum: Recovery partition map (provided if real map is missing or corrupt) */
7237 #define NVRAM_PARTITION_TYPE_RECOVERY_MAP 0xfffe
7238 /* enum: Partition map (real map as stored in flash) */
7239 #define NVRAM_PARTITION_TYPE_PARTITION_MAP 0xffff
7240 #define NVRAM_PARTITION_TYPE_ID_LBN 0
7241 #define NVRAM_PARTITION_TYPE_ID_WIDTH 16
7242
7243 /* LICENSED_APP_ID structuredef */
7244 #define LICENSED_APP_ID_LEN 4
7245 #define LICENSED_APP_ID_ID_OFST 0
7246 #define LICENSED_APP_ID_ID_LEN 4
7247 /* enum: OpenOnload */
7248 #define LICENSED_APP_ID_ONLOAD 0x1
7249 /* enum: PTP timestamping */
7250 #define LICENSED_APP_ID_PTP 0x2
7251 /* enum: SolarCapture Pro */
7252 #define LICENSED_APP_ID_SOLARCAPTURE_PRO 0x4
7253 /* enum: SolarSecure filter engine */
7254 #define LICENSED_APP_ID_SOLARSECURE 0x8
7255 /* enum: Performance monitor */
7256 #define LICENSED_APP_ID_PERF_MONITOR 0x10
7257 /* enum: SolarCapture Live */
7258 #define LICENSED_APP_ID_SOLARCAPTURE_LIVE 0x20
7259 /* enum: Capture SolarSystem */
7260 #define LICENSED_APP_ID_CAPTURE_SOLARSYSTEM 0x40
7261 /* enum: Network Access Control */
7262 #define LICENSED_APP_ID_NETWORK_ACCESS_CONTROL 0x80
7263 /* enum: TCP Direct */
7264 #define LICENSED_APP_ID_TCP_DIRECT 0x100
7265 /* enum: Low Latency */
7266 #define LICENSED_APP_ID_LOW_LATENCY 0x200
7267 /* enum: SolarCapture Tap */
7268 #define LICENSED_APP_ID_SOLARCAPTURE_TAP 0x400
7269 /* enum: Capture SolarSystem 40G */
7270 #define LICENSED_APP_ID_CAPTURE_SOLARSYSTEM_40G 0x800
7271 /* enum: Capture SolarSystem 1G */
7272 #define LICENSED_APP_ID_CAPTURE_SOLARSYSTEM_1G 0x1000
7273 /* enum: ScaleOut Onload */
7274 #define LICENSED_APP_ID_SCALEOUT_ONLOAD 0x2000
7275 /* enum: SCS Network Analytics Dashboard */
7276 #define LICENSED_APP_ID_DSHBRD 0x4000
7277 /* enum: SolarCapture Trading Analytics */
7278 #define LICENSED_APP_ID_SCATRD 0x8000
7279 #define LICENSED_APP_ID_ID_LBN 0
7280 #define LICENSED_APP_ID_ID_WIDTH 32
7281
7282 /* LICENSED_FEATURES structuredef */
7283 #define LICENSED_FEATURES_LEN 8
7284 /* Bitmask of licensed firmware features */
7285 #define LICENSED_FEATURES_MASK_OFST 0
7286 #define LICENSED_FEATURES_MASK_LEN 8
7287 #define LICENSED_FEATURES_MASK_LO_OFST 0
7288 #define LICENSED_FEATURES_MASK_HI_OFST 4
7289 #define LICENSED_FEATURES_RX_CUT_THROUGH_LBN 0
7290 #define LICENSED_FEATURES_RX_CUT_THROUGH_WIDTH 1
7291 #define LICENSED_FEATURES_PIO_LBN 1
7292 #define LICENSED_FEATURES_PIO_WIDTH 1
7293 #define LICENSED_FEATURES_EVQ_TIMER_LBN 2
7294 #define LICENSED_FEATURES_EVQ_TIMER_WIDTH 1
7295 #define LICENSED_FEATURES_CLOCK_LBN 3
7296 #define LICENSED_FEATURES_CLOCK_WIDTH 1
7297 #define LICENSED_FEATURES_RX_TIMESTAMPS_LBN 4
7298 #define LICENSED_FEATURES_RX_TIMESTAMPS_WIDTH 1
7299 #define LICENSED_FEATURES_TX_TIMESTAMPS_LBN 5
7300 #define LICENSED_FEATURES_TX_TIMESTAMPS_WIDTH 1
7301 #define LICENSED_FEATURES_RX_SNIFF_LBN 6
7302 #define LICENSED_FEATURES_RX_SNIFF_WIDTH 1
7303 #define LICENSED_FEATURES_TX_SNIFF_LBN 7
7304 #define LICENSED_FEATURES_TX_SNIFF_WIDTH 1
7305 #define LICENSED_FEATURES_PROXY_FILTER_OPS_LBN 8
7306 #define LICENSED_FEATURES_PROXY_FILTER_OPS_WIDTH 1
7307 #define LICENSED_FEATURES_EVENT_CUT_THROUGH_LBN 9
7308 #define LICENSED_FEATURES_EVENT_CUT_THROUGH_WIDTH 1
7309 #define LICENSED_FEATURES_MASK_LBN 0
7310 #define LICENSED_FEATURES_MASK_WIDTH 64
7311
7312 /* LICENSED_V3_APPS structuredef */
7313 #define LICENSED_V3_APPS_LEN 8
7314 /* Bitmask of licensed applications */
7315 #define LICENSED_V3_APPS_MASK_OFST 0
7316 #define LICENSED_V3_APPS_MASK_LEN 8
7317 #define LICENSED_V3_APPS_MASK_LO_OFST 0
7318 #define LICENSED_V3_APPS_MASK_HI_OFST 4
7319 #define LICENSED_V3_APPS_ONLOAD_LBN 0
7320 #define LICENSED_V3_APPS_ONLOAD_WIDTH 1
7321 #define LICENSED_V3_APPS_PTP_LBN 1
7322 #define LICENSED_V3_APPS_PTP_WIDTH 1
7323 #define LICENSED_V3_APPS_SOLARCAPTURE_PRO_LBN 2
7324 #define LICENSED_V3_APPS_SOLARCAPTURE_PRO_WIDTH 1
7325 #define LICENSED_V3_APPS_SOLARSECURE_LBN 3
7326 #define LICENSED_V3_APPS_SOLARSECURE_WIDTH 1
7327 #define LICENSED_V3_APPS_PERF_MONITOR_LBN 4
7328 #define LICENSED_V3_APPS_PERF_MONITOR_WIDTH 1
7329 #define LICENSED_V3_APPS_SOLARCAPTURE_LIVE_LBN 5
7330 #define LICENSED_V3_APPS_SOLARCAPTURE_LIVE_WIDTH 1
7331 #define LICENSED_V3_APPS_CAPTURE_SOLARSYSTEM_LBN 6
7332 #define LICENSED_V3_APPS_CAPTURE_SOLARSYSTEM_WIDTH 1
7333 #define LICENSED_V3_APPS_NETWORK_ACCESS_CONTROL_LBN 7
7334 #define LICENSED_V3_APPS_NETWORK_ACCESS_CONTROL_WIDTH 1
7335 #define LICENSED_V3_APPS_TCP_DIRECT_LBN 8
7336 #define LICENSED_V3_APPS_TCP_DIRECT_WIDTH 1
7337 #define LICENSED_V3_APPS_LOW_LATENCY_LBN 9
7338 #define LICENSED_V3_APPS_LOW_LATENCY_WIDTH 1
7339 #define LICENSED_V3_APPS_SOLARCAPTURE_TAP_LBN 10
7340 #define LICENSED_V3_APPS_SOLARCAPTURE_TAP_WIDTH 1
7341 #define LICENSED_V3_APPS_CAPTURE_SOLARSYSTEM_40G_LBN 11
7342 #define LICENSED_V3_APPS_CAPTURE_SOLARSYSTEM_40G_WIDTH 1
7343 #define LICENSED_V3_APPS_CAPTURE_SOLARSYSTEM_1G_LBN 12
7344 #define LICENSED_V3_APPS_CAPTURE_SOLARSYSTEM_1G_WIDTH 1
7345 #define LICENSED_V3_APPS_SCALEOUT_ONLOAD_LBN 13
7346 #define LICENSED_V3_APPS_SCALEOUT_ONLOAD_WIDTH 1
7347 #define LICENSED_V3_APPS_DSHBRD_LBN 14
7348 #define LICENSED_V3_APPS_DSHBRD_WIDTH 1
7349 #define LICENSED_V3_APPS_SCATRD_LBN 15
7350 #define LICENSED_V3_APPS_SCATRD_WIDTH 1
7351 #define LICENSED_V3_APPS_MASK_LBN 0
7352 #define LICENSED_V3_APPS_MASK_WIDTH 64
7353
7354 /* LICENSED_V3_FEATURES structuredef */
7355 #define LICENSED_V3_FEATURES_LEN 8
7356 /* Bitmask of licensed firmware features */
7357 #define LICENSED_V3_FEATURES_MASK_OFST 0
7358 #define LICENSED_V3_FEATURES_MASK_LEN 8
7359 #define LICENSED_V3_FEATURES_MASK_LO_OFST 0
7360 #define LICENSED_V3_FEATURES_MASK_HI_OFST 4
7361 #define LICENSED_V3_FEATURES_RX_CUT_THROUGH_LBN 0
7362 #define LICENSED_V3_FEATURES_RX_CUT_THROUGH_WIDTH 1
7363 #define LICENSED_V3_FEATURES_PIO_LBN 1
7364 #define LICENSED_V3_FEATURES_PIO_WIDTH 1
7365 #define LICENSED_V3_FEATURES_EVQ_TIMER_LBN 2
7366 #define LICENSED_V3_FEATURES_EVQ_TIMER_WIDTH 1
7367 #define LICENSED_V3_FEATURES_CLOCK_LBN 3
7368 #define LICENSED_V3_FEATURES_CLOCK_WIDTH 1
7369 #define LICENSED_V3_FEATURES_RX_TIMESTAMPS_LBN 4
7370 #define LICENSED_V3_FEATURES_RX_TIMESTAMPS_WIDTH 1
7371 #define LICENSED_V3_FEATURES_TX_TIMESTAMPS_LBN 5
7372 #define LICENSED_V3_FEATURES_TX_TIMESTAMPS_WIDTH 1
7373 #define LICENSED_V3_FEATURES_RX_SNIFF_LBN 6
7374 #define LICENSED_V3_FEATURES_RX_SNIFF_WIDTH 1
7375 #define LICENSED_V3_FEATURES_TX_SNIFF_LBN 7
7376 #define LICENSED_V3_FEATURES_TX_SNIFF_WIDTH 1
7377 #define LICENSED_V3_FEATURES_PROXY_FILTER_OPS_LBN 8
7378 #define LICENSED_V3_FEATURES_PROXY_FILTER_OPS_WIDTH 1
7379 #define LICENSED_V3_FEATURES_EVENT_CUT_THROUGH_LBN 9
7380 #define LICENSED_V3_FEATURES_EVENT_CUT_THROUGH_WIDTH 1
7381 #define LICENSED_V3_FEATURES_MASK_LBN 0
7382 #define LICENSED_V3_FEATURES_MASK_WIDTH 64
7383
7384 /* TX_TIMESTAMP_EVENT structuredef */
7385 #define TX_TIMESTAMP_EVENT_LEN 6
7386 /* lower 16 bits of timestamp data */
7387 #define TX_TIMESTAMP_EVENT_TSTAMP_DATA_LO_OFST 0
7388 #define TX_TIMESTAMP_EVENT_TSTAMP_DATA_LO_LEN 2
7389 #define TX_TIMESTAMP_EVENT_TSTAMP_DATA_LO_LBN 0
7390 #define TX_TIMESTAMP_EVENT_TSTAMP_DATA_LO_WIDTH 16
7391 /* Type of TX event, ordinary TX completion, low or high part of TX timestamp
7392  */
7393 #define TX_TIMESTAMP_EVENT_TX_EV_TYPE_OFST 3
7394 #define TX_TIMESTAMP_EVENT_TX_EV_TYPE_LEN 1
7395 /* enum: This is a TX completion event, not a timestamp */
7396 #define TX_TIMESTAMP_EVENT_TX_EV_COMPLETION 0x0
7397 /* enum: This is a TX completion event for a CTPIO transmit. The event format
7398  * is the same as for TX_EV_COMPLETION.
7399  */
7400 #define TX_TIMESTAMP_EVENT_TX_EV_CTPIO_COMPLETION 0x11
7401 /* enum: This is the low part of a TX timestamp for a CTPIO transmission. The
7402  * event format is the same as for TX_EV_TSTAMP_LO
7403  */
7404 #define TX_TIMESTAMP_EVENT_TX_EV_CTPIO_TS_LO 0x12
7405 /* enum: This is the high part of a TX timestamp for a CTPIO transmission. The
7406  * event format is the same as for TX_EV_TSTAMP_HI
7407  */
7408 #define TX_TIMESTAMP_EVENT_TX_EV_CTPIO_TS_HI 0x13
7409 /* enum: This is the low part of a TX timestamp event */
7410 #define TX_TIMESTAMP_EVENT_TX_EV_TSTAMP_LO 0x51
7411 /* enum: This is the high part of a TX timestamp event */
7412 #define TX_TIMESTAMP_EVENT_TX_EV_TSTAMP_HI 0x52
7413 #define TX_TIMESTAMP_EVENT_TX_EV_TYPE_LBN 24
7414 #define TX_TIMESTAMP_EVENT_TX_EV_TYPE_WIDTH 8
7415 /* upper 16 bits of timestamp data */
7416 #define TX_TIMESTAMP_EVENT_TSTAMP_DATA_HI_OFST 4
7417 #define TX_TIMESTAMP_EVENT_TSTAMP_DATA_HI_LEN 2
7418 #define TX_TIMESTAMP_EVENT_TSTAMP_DATA_HI_LBN 32
7419 #define TX_TIMESTAMP_EVENT_TSTAMP_DATA_HI_WIDTH 16
7420
7421 /* RSS_MODE structuredef */
7422 #define RSS_MODE_LEN 1
7423 /* The RSS mode for a particular packet type is a value from 0 - 15 which can
7424  * be considered as 4 bits selecting which fields are included in the hash. (A
7425  * value 0 effectively disables RSS spreading for the packet type.) The YAML
7426  * generation tools require this structure to be a whole number of bytes wide,
7427  * but only 4 bits are relevant.
7428  */
7429 #define RSS_MODE_HASH_SELECTOR_OFST 0
7430 #define RSS_MODE_HASH_SELECTOR_LEN 1
7431 #define RSS_MODE_HASH_SRC_ADDR_LBN 0
7432 #define RSS_MODE_HASH_SRC_ADDR_WIDTH 1
7433 #define RSS_MODE_HASH_DST_ADDR_LBN 1
7434 #define RSS_MODE_HASH_DST_ADDR_WIDTH 1
7435 #define RSS_MODE_HASH_SRC_PORT_LBN 2
7436 #define RSS_MODE_HASH_SRC_PORT_WIDTH 1
7437 #define RSS_MODE_HASH_DST_PORT_LBN 3
7438 #define RSS_MODE_HASH_DST_PORT_WIDTH 1
7439 #define RSS_MODE_HASH_SELECTOR_LBN 0
7440 #define RSS_MODE_HASH_SELECTOR_WIDTH 8
7441
7442 /* CTPIO_STATS_MAP structuredef */
7443 #define CTPIO_STATS_MAP_LEN 4
7444 /* The (function relative) VI number */
7445 #define CTPIO_STATS_MAP_VI_OFST 0
7446 #define CTPIO_STATS_MAP_VI_LEN 2
7447 #define CTPIO_STATS_MAP_VI_LBN 0
7448 #define CTPIO_STATS_MAP_VI_WIDTH 16
7449 /* The target bucket for the VI */
7450 #define CTPIO_STATS_MAP_BUCKET_OFST 2
7451 #define CTPIO_STATS_MAP_BUCKET_LEN 2
7452 #define CTPIO_STATS_MAP_BUCKET_LBN 16
7453 #define CTPIO_STATS_MAP_BUCKET_WIDTH 16
7454
7455 /* MESSAGE_TYPE structuredef: When present this defines the meaning of a
7456  * message, and is used to protect against chosen message attacks in signed
7457  * messages, regardless their origin. The message type also defines the
7458  * signature cryptographic algorithm, encoding, and message fields included in
7459  * the signature. The values are used in different commands but must be unique
7460  * across all commands, e.g. MC_CMD_TSA_BIND_IN_SECURE_UNBIND uses different
7461  * message type than MC_CMD_SECURE_NIC_INFO_IN_STATUS.
7462  */
7463 #define MESSAGE_TYPE_LEN 4
7464 #define MESSAGE_TYPE_MESSAGE_TYPE_OFST 0
7465 #define MESSAGE_TYPE_MESSAGE_TYPE_LEN 4
7466 #define MESSAGE_TYPE_UNUSED 0x0 /* enum */
7467 /* enum: Message type value for the response to a
7468  * MC_CMD_TSA_BIND_IN_SECURE_UNBIND message. TSA_SECURE_UNBIND messages are
7469  * ECDSA SECP384R1 signed using SHA384 message digest algorithm over fields
7470  * MESSAGE_TYPE, TSANID, TSAID, and UNBINDTOKEN, and encoded as suggested by
7471  * RFC6979 (section 2.4).
7472  */
7473 #define MESSAGE_TYPE_TSA_SECURE_UNBIND 0x1
7474 /* enum: Message type value for the response to a
7475  * MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION message. TSA_SECURE_DECOMMISSION
7476  * messages are ECDSA SECP384R1 signed using SHA384 message digest algorithm
7477  * over fields MESSAGE_TYPE, TSAID, USER, and REASON, and encoded as suggested
7478  * by RFC6979 (section 2.4).
7479  */
7480 #define MESSAGE_TYPE_TSA_SECURE_DECOMMISSION 0x2
7481 /* enum: Message type value for the response to a
7482  * MC_CMD_SECURE_NIC_INFO_IN_STATUS message. This enum value is not sequential
7483  * to other message types for backwards compatibility as the message type for
7484  * MC_CMD_SECURE_NIC_INFO_IN_STATUS was defined before the existence of this
7485  * global enum.
7486  */
7487 #define MESSAGE_TYPE_SECURE_NIC_INFO_STATUS 0xdb4
7488 #define MESSAGE_TYPE_MESSAGE_TYPE_LBN 0
7489 #define MESSAGE_TYPE_MESSAGE_TYPE_WIDTH 32
7490
7491
7492 /***********************************/
7493 /* MC_CMD_READ_REGS
7494  * Get a dump of the MCPU registers
7495  */
7496 #define MC_CMD_READ_REGS 0x50
7497 #undef  MC_CMD_0x50_PRIVILEGE_CTG
7498
7499 #define MC_CMD_0x50_PRIVILEGE_CTG SRIOV_CTG_INSECURE
7500
7501 /* MC_CMD_READ_REGS_IN msgrequest */
7502 #define MC_CMD_READ_REGS_IN_LEN 0
7503
7504 /* MC_CMD_READ_REGS_OUT msgresponse */
7505 #define MC_CMD_READ_REGS_OUT_LEN 308
7506 /* Whether the corresponding register entry contains a valid value */
7507 #define MC_CMD_READ_REGS_OUT_MASK_OFST 0
7508 #define MC_CMD_READ_REGS_OUT_MASK_LEN 16
7509 /* Same order as MIPS GDB (r0-r31, sr, lo, hi, bad, cause, 32 x float, fsr,
7510  * fir, fp)
7511  */
7512 #define MC_CMD_READ_REGS_OUT_REGS_OFST 16
7513 #define MC_CMD_READ_REGS_OUT_REGS_LEN 4
7514 #define MC_CMD_READ_REGS_OUT_REGS_NUM 73
7515
7516
7517 /***********************************/
7518 /* MC_CMD_INIT_EVQ
7519  * Set up an event queue according to the supplied parameters. The IN arguments
7520  * end with an address for each 4k of host memory required to back the EVQ.
7521  */
7522 #define MC_CMD_INIT_EVQ 0x80
7523 #undef  MC_CMD_0x80_PRIVILEGE_CTG
7524
7525 #define MC_CMD_0x80_PRIVILEGE_CTG SRIOV_CTG_GENERAL
7526
7527 /* MC_CMD_INIT_EVQ_IN msgrequest */
7528 #define MC_CMD_INIT_EVQ_IN_LENMIN 44
7529 #define MC_CMD_INIT_EVQ_IN_LENMAX 548
7530 #define MC_CMD_INIT_EVQ_IN_LENMAX_MCDI2 548
7531 #define MC_CMD_INIT_EVQ_IN_LEN(num) (36+8*(num))
7532 /* Size, in entries */
7533 #define MC_CMD_INIT_EVQ_IN_SIZE_OFST 0
7534 #define MC_CMD_INIT_EVQ_IN_SIZE_LEN 4
7535 /* Desired instance. Must be set to a specific instance, which is a function
7536  * local queue index.
7537  */
7538 #define MC_CMD_INIT_EVQ_IN_INSTANCE_OFST 4
7539 #define MC_CMD_INIT_EVQ_IN_INSTANCE_LEN 4
7540 /* The initial timer value. The load value is ignored if the timer mode is DIS.
7541  */
7542 #define MC_CMD_INIT_EVQ_IN_TMR_LOAD_OFST 8
7543 #define MC_CMD_INIT_EVQ_IN_TMR_LOAD_LEN 4
7544 /* The reload value is ignored in one-shot modes */
7545 #define MC_CMD_INIT_EVQ_IN_TMR_RELOAD_OFST 12
7546 #define MC_CMD_INIT_EVQ_IN_TMR_RELOAD_LEN 4
7547 /* tbd */
7548 #define MC_CMD_INIT_EVQ_IN_FLAGS_OFST 16
7549 #define MC_CMD_INIT_EVQ_IN_FLAGS_LEN 4
7550 #define MC_CMD_INIT_EVQ_IN_FLAG_INTERRUPTING_LBN 0
7551 #define MC_CMD_INIT_EVQ_IN_FLAG_INTERRUPTING_WIDTH 1
7552 #define MC_CMD_INIT_EVQ_IN_FLAG_RPTR_DOS_LBN 1
7553 #define MC_CMD_INIT_EVQ_IN_FLAG_RPTR_DOS_WIDTH 1
7554 #define MC_CMD_INIT_EVQ_IN_FLAG_INT_ARMD_LBN 2
7555 #define MC_CMD_INIT_EVQ_IN_FLAG_INT_ARMD_WIDTH 1
7556 #define MC_CMD_INIT_EVQ_IN_FLAG_CUT_THRU_LBN 3
7557 #define MC_CMD_INIT_EVQ_IN_FLAG_CUT_THRU_WIDTH 1
7558 #define MC_CMD_INIT_EVQ_IN_FLAG_RX_MERGE_LBN 4
7559 #define MC_CMD_INIT_EVQ_IN_FLAG_RX_MERGE_WIDTH 1
7560 #define MC_CMD_INIT_EVQ_IN_FLAG_TX_MERGE_LBN 5
7561 #define MC_CMD_INIT_EVQ_IN_FLAG_TX_MERGE_WIDTH 1
7562 #define MC_CMD_INIT_EVQ_IN_FLAG_USE_TIMER_LBN 6
7563 #define MC_CMD_INIT_EVQ_IN_FLAG_USE_TIMER_WIDTH 1
7564 #define MC_CMD_INIT_EVQ_IN_TMR_MODE_OFST 20
7565 #define MC_CMD_INIT_EVQ_IN_TMR_MODE_LEN 4
7566 /* enum: Disabled */
7567 #define MC_CMD_INIT_EVQ_IN_TMR_MODE_DIS 0x0
7568 /* enum: Immediate */
7569 #define MC_CMD_INIT_EVQ_IN_TMR_IMMED_START 0x1
7570 /* enum: Triggered */
7571 #define MC_CMD_INIT_EVQ_IN_TMR_TRIG_START 0x2
7572 /* enum: Hold-off */
7573 #define MC_CMD_INIT_EVQ_IN_TMR_INT_HLDOFF 0x3
7574 /* Target EVQ for wakeups if in wakeup mode. */
7575 #define MC_CMD_INIT_EVQ_IN_TARGET_EVQ_OFST 24
7576 #define MC_CMD_INIT_EVQ_IN_TARGET_EVQ_LEN 4
7577 /* Target interrupt if in interrupting mode (note union with target EVQ). Use
7578  * MC_CMD_RESOURCE_INSTANCE_ANY unless a specific one required for test
7579  * purposes.
7580  */
7581 #define MC_CMD_INIT_EVQ_IN_IRQ_NUM_OFST 24
7582 #define MC_CMD_INIT_EVQ_IN_IRQ_NUM_LEN 4
7583 /* Event Counter Mode. */
7584 #define MC_CMD_INIT_EVQ_IN_COUNT_MODE_OFST 28
7585 #define MC_CMD_INIT_EVQ_IN_COUNT_MODE_LEN 4
7586 /* enum: Disabled */
7587 #define MC_CMD_INIT_EVQ_IN_COUNT_MODE_DIS 0x0
7588 /* enum: Disabled */
7589 #define MC_CMD_INIT_EVQ_IN_COUNT_MODE_RX 0x1
7590 /* enum: Disabled */
7591 #define MC_CMD_INIT_EVQ_IN_COUNT_MODE_TX 0x2
7592 /* enum: Disabled */
7593 #define MC_CMD_INIT_EVQ_IN_COUNT_MODE_RXTX 0x3
7594 /* Event queue packet count threshold. */
7595 #define MC_CMD_INIT_EVQ_IN_COUNT_THRSHLD_OFST 32
7596 #define MC_CMD_INIT_EVQ_IN_COUNT_THRSHLD_LEN 4
7597 /* 64-bit address of 4k of 4k-aligned host memory buffer */
7598 #define MC_CMD_INIT_EVQ_IN_DMA_ADDR_OFST 36
7599 #define MC_CMD_INIT_EVQ_IN_DMA_ADDR_LEN 8
7600 #define MC_CMD_INIT_EVQ_IN_DMA_ADDR_LO_OFST 36
7601 #define MC_CMD_INIT_EVQ_IN_DMA_ADDR_HI_OFST 40
7602 #define MC_CMD_INIT_EVQ_IN_DMA_ADDR_MINNUM 1
7603 #define MC_CMD_INIT_EVQ_IN_DMA_ADDR_MAXNUM 64
7604 #define MC_CMD_INIT_EVQ_IN_DMA_ADDR_MAXNUM_MCDI2 64
7605
7606 /* MC_CMD_INIT_EVQ_OUT msgresponse */
7607 #define MC_CMD_INIT_EVQ_OUT_LEN 4
7608 /* Only valid if INTRFLAG was true */
7609 #define MC_CMD_INIT_EVQ_OUT_IRQ_OFST 0
7610 #define MC_CMD_INIT_EVQ_OUT_IRQ_LEN 4
7611
7612 /* MC_CMD_INIT_EVQ_V2_IN msgrequest */
7613 #define MC_CMD_INIT_EVQ_V2_IN_LENMIN 44
7614 #define MC_CMD_INIT_EVQ_V2_IN_LENMAX 548
7615 #define MC_CMD_INIT_EVQ_V2_IN_LENMAX_MCDI2 548
7616 #define MC_CMD_INIT_EVQ_V2_IN_LEN(num) (36+8*(num))
7617 /* Size, in entries */
7618 #define MC_CMD_INIT_EVQ_V2_IN_SIZE_OFST 0
7619 #define MC_CMD_INIT_EVQ_V2_IN_SIZE_LEN 4
7620 /* Desired instance. Must be set to a specific instance, which is a function
7621  * local queue index.
7622  */
7623 #define MC_CMD_INIT_EVQ_V2_IN_INSTANCE_OFST 4
7624 #define MC_CMD_INIT_EVQ_V2_IN_INSTANCE_LEN 4
7625 /* The initial timer value. The load value is ignored if the timer mode is DIS.
7626  */
7627 #define MC_CMD_INIT_EVQ_V2_IN_TMR_LOAD_OFST 8
7628 #define MC_CMD_INIT_EVQ_V2_IN_TMR_LOAD_LEN 4
7629 /* The reload value is ignored in one-shot modes */
7630 #define MC_CMD_INIT_EVQ_V2_IN_TMR_RELOAD_OFST 12
7631 #define MC_CMD_INIT_EVQ_V2_IN_TMR_RELOAD_LEN 4
7632 /* tbd */
7633 #define MC_CMD_INIT_EVQ_V2_IN_FLAGS_OFST 16
7634 #define MC_CMD_INIT_EVQ_V2_IN_FLAGS_LEN 4
7635 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_INTERRUPTING_LBN 0
7636 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_INTERRUPTING_WIDTH 1
7637 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_RPTR_DOS_LBN 1
7638 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_RPTR_DOS_WIDTH 1
7639 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_INT_ARMD_LBN 2
7640 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_INT_ARMD_WIDTH 1
7641 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_CUT_THRU_LBN 3
7642 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_CUT_THRU_WIDTH 1
7643 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_RX_MERGE_LBN 4
7644 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_RX_MERGE_WIDTH 1
7645 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_TX_MERGE_LBN 5
7646 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_TX_MERGE_WIDTH 1
7647 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_USE_TIMER_LBN 6
7648 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_USE_TIMER_WIDTH 1
7649 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_TYPE_LBN 7
7650 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_TYPE_WIDTH 4
7651 /* enum: All initialisation flags specified by host. */
7652 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_TYPE_MANUAL 0x0
7653 /* enum: MEDFORD only. Certain initialisation flags specified by host may be
7654  * over-ridden by firmware based on licenses and firmware variant in order to
7655  * provide the lowest latency achievable. See
7656  * MC_CMD_INIT_EVQ_V2/MC_CMD_INIT_EVQ_V2_OUT/FLAGS for list of affected flags.
7657  */
7658 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_TYPE_LOW_LATENCY 0x1
7659 /* enum: MEDFORD only. Certain initialisation flags specified by host may be
7660  * over-ridden by firmware based on licenses and firmware variant in order to
7661  * provide the best throughput achievable. See
7662  * MC_CMD_INIT_EVQ_V2/MC_CMD_INIT_EVQ_V2_OUT/FLAGS for list of affected flags.
7663  */
7664 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_TYPE_THROUGHPUT 0x2
7665 /* enum: MEDFORD only. Certain initialisation flags may be over-ridden by
7666  * firmware based on licenses and firmware variant. See
7667  * MC_CMD_INIT_EVQ_V2/MC_CMD_INIT_EVQ_V2_OUT/FLAGS for list of affected flags.
7668  */
7669 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_TYPE_AUTO 0x3
7670 #define MC_CMD_INIT_EVQ_V2_IN_TMR_MODE_OFST 20
7671 #define MC_CMD_INIT_EVQ_V2_IN_TMR_MODE_LEN 4
7672 /* enum: Disabled */
7673 #define MC_CMD_INIT_EVQ_V2_IN_TMR_MODE_DIS 0x0
7674 /* enum: Immediate */
7675 #define MC_CMD_INIT_EVQ_V2_IN_TMR_IMMED_START 0x1
7676 /* enum: Triggered */
7677 #define MC_CMD_INIT_EVQ_V2_IN_TMR_TRIG_START 0x2
7678 /* enum: Hold-off */
7679 #define MC_CMD_INIT_EVQ_V2_IN_TMR_INT_HLDOFF 0x3
7680 /* Target EVQ for wakeups if in wakeup mode. */
7681 #define MC_CMD_INIT_EVQ_V2_IN_TARGET_EVQ_OFST 24
7682 #define MC_CMD_INIT_EVQ_V2_IN_TARGET_EVQ_LEN 4
7683 /* Target interrupt if in interrupting mode (note union with target EVQ). Use
7684  * MC_CMD_RESOURCE_INSTANCE_ANY unless a specific one required for test
7685  * purposes.
7686  */
7687 #define MC_CMD_INIT_EVQ_V2_IN_IRQ_NUM_OFST 24
7688 #define MC_CMD_INIT_EVQ_V2_IN_IRQ_NUM_LEN 4
7689 /* Event Counter Mode. */
7690 #define MC_CMD_INIT_EVQ_V2_IN_COUNT_MODE_OFST 28
7691 #define MC_CMD_INIT_EVQ_V2_IN_COUNT_MODE_LEN 4
7692 /* enum: Disabled */
7693 #define MC_CMD_INIT_EVQ_V2_IN_COUNT_MODE_DIS 0x0
7694 /* enum: Disabled */
7695 #define MC_CMD_INIT_EVQ_V2_IN_COUNT_MODE_RX 0x1
7696 /* enum: Disabled */
7697 #define MC_CMD_INIT_EVQ_V2_IN_COUNT_MODE_TX 0x2
7698 /* enum: Disabled */
7699 #define MC_CMD_INIT_EVQ_V2_IN_COUNT_MODE_RXTX 0x3
7700 /* Event queue packet count threshold. */
7701 #define MC_CMD_INIT_EVQ_V2_IN_COUNT_THRSHLD_OFST 32
7702 #define MC_CMD_INIT_EVQ_V2_IN_COUNT_THRSHLD_LEN 4
7703 /* 64-bit address of 4k of 4k-aligned host memory buffer */
7704 #define MC_CMD_INIT_EVQ_V2_IN_DMA_ADDR_OFST 36
7705 #define MC_CMD_INIT_EVQ_V2_IN_DMA_ADDR_LEN 8
7706 #define MC_CMD_INIT_EVQ_V2_IN_DMA_ADDR_LO_OFST 36
7707 #define MC_CMD_INIT_EVQ_V2_IN_DMA_ADDR_HI_OFST 40
7708 #define MC_CMD_INIT_EVQ_V2_IN_DMA_ADDR_MINNUM 1
7709 #define MC_CMD_INIT_EVQ_V2_IN_DMA_ADDR_MAXNUM 64
7710 #define MC_CMD_INIT_EVQ_V2_IN_DMA_ADDR_MAXNUM_MCDI2 64
7711
7712 /* MC_CMD_INIT_EVQ_V2_OUT msgresponse */
7713 #define MC_CMD_INIT_EVQ_V2_OUT_LEN 8
7714 /* Only valid if INTRFLAG was true */
7715 #define MC_CMD_INIT_EVQ_V2_OUT_IRQ_OFST 0
7716 #define MC_CMD_INIT_EVQ_V2_OUT_IRQ_LEN 4
7717 /* Actual configuration applied on the card */
7718 #define MC_CMD_INIT_EVQ_V2_OUT_FLAGS_OFST 4
7719 #define MC_CMD_INIT_EVQ_V2_OUT_FLAGS_LEN 4
7720 #define MC_CMD_INIT_EVQ_V2_OUT_FLAG_CUT_THRU_LBN 0
7721 #define MC_CMD_INIT_EVQ_V2_OUT_FLAG_CUT_THRU_WIDTH 1
7722 #define MC_CMD_INIT_EVQ_V2_OUT_FLAG_RX_MERGE_LBN 1
7723 #define MC_CMD_INIT_EVQ_V2_OUT_FLAG_RX_MERGE_WIDTH 1
7724 #define MC_CMD_INIT_EVQ_V2_OUT_FLAG_TX_MERGE_LBN 2
7725 #define MC_CMD_INIT_EVQ_V2_OUT_FLAG_TX_MERGE_WIDTH 1
7726 #define MC_CMD_INIT_EVQ_V2_OUT_FLAG_RXQ_FORCE_EV_MERGING_LBN 3
7727 #define MC_CMD_INIT_EVQ_V2_OUT_FLAG_RXQ_FORCE_EV_MERGING_WIDTH 1
7728
7729 /* QUEUE_CRC_MODE structuredef */
7730 #define QUEUE_CRC_MODE_LEN 1
7731 #define QUEUE_CRC_MODE_MODE_LBN 0
7732 #define QUEUE_CRC_MODE_MODE_WIDTH 4
7733 /* enum: No CRC. */
7734 #define QUEUE_CRC_MODE_NONE 0x0
7735 /* enum: CRC Fiber channel over ethernet. */
7736 #define QUEUE_CRC_MODE_FCOE 0x1
7737 /* enum: CRC (digest) iSCSI header only. */
7738 #define QUEUE_CRC_MODE_ISCSI_HDR 0x2
7739 /* enum: CRC (digest) iSCSI header and payload. */
7740 #define QUEUE_CRC_MODE_ISCSI 0x3
7741 /* enum: CRC Fiber channel over IP over ethernet. */
7742 #define QUEUE_CRC_MODE_FCOIPOE 0x4
7743 /* enum: CRC MPA. */
7744 #define QUEUE_CRC_MODE_MPA 0x5
7745 #define QUEUE_CRC_MODE_SPARE_LBN 4
7746 #define QUEUE_CRC_MODE_SPARE_WIDTH 4
7747
7748
7749 /***********************************/
7750 /* MC_CMD_INIT_RXQ
7751  * set up a receive queue according to the supplied parameters. The IN
7752  * arguments end with an address for each 4k of host memory required to back
7753  * the RXQ.
7754  */
7755 #define MC_CMD_INIT_RXQ 0x81
7756 #undef  MC_CMD_0x81_PRIVILEGE_CTG
7757
7758 #define MC_CMD_0x81_PRIVILEGE_CTG SRIOV_CTG_GENERAL
7759
7760 /* MC_CMD_INIT_RXQ_IN msgrequest: Legacy RXQ_INIT request. Use extended version
7761  * in new code.
7762  */
7763 #define MC_CMD_INIT_RXQ_IN_LENMIN 36
7764 #define MC_CMD_INIT_RXQ_IN_LENMAX 252
7765 #define MC_CMD_INIT_RXQ_IN_LENMAX_MCDI2 1020
7766 #define MC_CMD_INIT_RXQ_IN_LEN(num) (28+8*(num))
7767 /* Size, in entries */
7768 #define MC_CMD_INIT_RXQ_IN_SIZE_OFST 0
7769 #define MC_CMD_INIT_RXQ_IN_SIZE_LEN 4
7770 /* The EVQ to send events to. This is an index originally specified to INIT_EVQ
7771  */
7772 #define MC_CMD_INIT_RXQ_IN_TARGET_EVQ_OFST 4
7773 #define MC_CMD_INIT_RXQ_IN_TARGET_EVQ_LEN 4
7774 /* The value to put in the event data. Check hardware spec. for valid range. */
7775 #define MC_CMD_INIT_RXQ_IN_LABEL_OFST 8
7776 #define MC_CMD_INIT_RXQ_IN_LABEL_LEN 4
7777 /* Desired instance. Must be set to a specific instance, which is a function
7778  * local queue index.
7779  */
7780 #define MC_CMD_INIT_RXQ_IN_INSTANCE_OFST 12
7781 #define MC_CMD_INIT_RXQ_IN_INSTANCE_LEN 4
7782 /* There will be more flags here. */
7783 #define MC_CMD_INIT_RXQ_IN_FLAGS_OFST 16
7784 #define MC_CMD_INIT_RXQ_IN_FLAGS_LEN 4
7785 #define MC_CMD_INIT_RXQ_IN_FLAG_BUFF_MODE_LBN 0
7786 #define MC_CMD_INIT_RXQ_IN_FLAG_BUFF_MODE_WIDTH 1
7787 #define MC_CMD_INIT_RXQ_IN_FLAG_HDR_SPLIT_LBN 1
7788 #define MC_CMD_INIT_RXQ_IN_FLAG_HDR_SPLIT_WIDTH 1
7789 #define MC_CMD_INIT_RXQ_IN_FLAG_TIMESTAMP_LBN 2
7790 #define MC_CMD_INIT_RXQ_IN_FLAG_TIMESTAMP_WIDTH 1
7791 #define MC_CMD_INIT_RXQ_IN_CRC_MODE_LBN 3
7792 #define MC_CMD_INIT_RXQ_IN_CRC_MODE_WIDTH 4
7793 #define MC_CMD_INIT_RXQ_IN_FLAG_CHAIN_LBN 7
7794 #define MC_CMD_INIT_RXQ_IN_FLAG_CHAIN_WIDTH 1
7795 #define MC_CMD_INIT_RXQ_IN_FLAG_PREFIX_LBN 8
7796 #define MC_CMD_INIT_RXQ_IN_FLAG_PREFIX_WIDTH 1
7797 #define MC_CMD_INIT_RXQ_IN_FLAG_DISABLE_SCATTER_LBN 9
7798 #define MC_CMD_INIT_RXQ_IN_FLAG_DISABLE_SCATTER_WIDTH 1
7799 #define MC_CMD_INIT_RXQ_IN_UNUSED_LBN 10
7800 #define MC_CMD_INIT_RXQ_IN_UNUSED_WIDTH 1
7801 /* Owner ID to use if in buffer mode (zero if physical) */
7802 #define MC_CMD_INIT_RXQ_IN_OWNER_ID_OFST 20
7803 #define MC_CMD_INIT_RXQ_IN_OWNER_ID_LEN 4
7804 /* The port ID associated with the v-adaptor which should contain this DMAQ. */
7805 #define MC_CMD_INIT_RXQ_IN_PORT_ID_OFST 24
7806 #define MC_CMD_INIT_RXQ_IN_PORT_ID_LEN 4
7807 /* 64-bit address of 4k of 4k-aligned host memory buffer */
7808 #define MC_CMD_INIT_RXQ_IN_DMA_ADDR_OFST 28
7809 #define MC_CMD_INIT_RXQ_IN_DMA_ADDR_LEN 8
7810 #define MC_CMD_INIT_RXQ_IN_DMA_ADDR_LO_OFST 28
7811 #define MC_CMD_INIT_RXQ_IN_DMA_ADDR_HI_OFST 32
7812 #define MC_CMD_INIT_RXQ_IN_DMA_ADDR_MINNUM 1
7813 #define MC_CMD_INIT_RXQ_IN_DMA_ADDR_MAXNUM 28
7814 #define MC_CMD_INIT_RXQ_IN_DMA_ADDR_MAXNUM_MCDI2 124
7815
7816 /* MC_CMD_INIT_RXQ_EXT_IN msgrequest: Extended RXQ_INIT with additional mode
7817  * flags
7818  */
7819 #define MC_CMD_INIT_RXQ_EXT_IN_LEN 544
7820 /* Size, in entries */
7821 #define MC_CMD_INIT_RXQ_EXT_IN_SIZE_OFST 0
7822 #define MC_CMD_INIT_RXQ_EXT_IN_SIZE_LEN 4
7823 /* The EVQ to send events to. This is an index originally specified to
7824  * INIT_EVQ. If DMA_MODE == PACKED_STREAM this must be equal to INSTANCE.
7825  */
7826 #define MC_CMD_INIT_RXQ_EXT_IN_TARGET_EVQ_OFST 4
7827 #define MC_CMD_INIT_RXQ_EXT_IN_TARGET_EVQ_LEN 4
7828 /* The value to put in the event data. Check hardware spec. for valid range.
7829  * This field is ignored if DMA_MODE == EQUAL_STRIDE_SUPER_BUFFER or DMA_MODE
7830  * == PACKED_STREAM.
7831  */
7832 #define MC_CMD_INIT_RXQ_EXT_IN_LABEL_OFST 8
7833 #define MC_CMD_INIT_RXQ_EXT_IN_LABEL_LEN 4
7834 /* Desired instance. Must be set to a specific instance, which is a function
7835  * local queue index.
7836  */
7837 #define MC_CMD_INIT_RXQ_EXT_IN_INSTANCE_OFST 12
7838 #define MC_CMD_INIT_RXQ_EXT_IN_INSTANCE_LEN 4
7839 /* There will be more flags here. */
7840 #define MC_CMD_INIT_RXQ_EXT_IN_FLAGS_OFST 16
7841 #define MC_CMD_INIT_RXQ_EXT_IN_FLAGS_LEN 4
7842 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_BUFF_MODE_LBN 0
7843 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_BUFF_MODE_WIDTH 1
7844 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_HDR_SPLIT_LBN 1
7845 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_HDR_SPLIT_WIDTH 1
7846 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_TIMESTAMP_LBN 2
7847 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_TIMESTAMP_WIDTH 1
7848 #define MC_CMD_INIT_RXQ_EXT_IN_CRC_MODE_LBN 3
7849 #define MC_CMD_INIT_RXQ_EXT_IN_CRC_MODE_WIDTH 4
7850 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_CHAIN_LBN 7
7851 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_CHAIN_WIDTH 1
7852 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_PREFIX_LBN 8
7853 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_PREFIX_WIDTH 1
7854 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_DISABLE_SCATTER_LBN 9
7855 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_DISABLE_SCATTER_WIDTH 1
7856 #define MC_CMD_INIT_RXQ_EXT_IN_DMA_MODE_LBN 10
7857 #define MC_CMD_INIT_RXQ_EXT_IN_DMA_MODE_WIDTH 4
7858 /* enum: One packet per descriptor (for normal networking) */
7859 #define MC_CMD_INIT_RXQ_EXT_IN_SINGLE_PACKET 0x0
7860 /* enum: Pack multiple packets into large descriptors (for SolarCapture) */
7861 #define MC_CMD_INIT_RXQ_EXT_IN_PACKED_STREAM 0x1
7862 /* enum: Pack multiple packets into large descriptors using the format designed
7863  * to maximise packet rate. This mode uses 1 "bucket" per descriptor with
7864  * multiple fixed-size packet buffers within each bucket. For a full
7865  * description see SF-119419-TC. This mode is only supported by "dpdk" datapath
7866  * firmware.
7867  */
7868 #define MC_CMD_INIT_RXQ_EXT_IN_EQUAL_STRIDE_SUPER_BUFFER 0x2
7869 /* enum: Deprecated name for EQUAL_STRIDE_SUPER_BUFFER. */
7870 #define MC_CMD_INIT_RXQ_EXT_IN_EQUAL_STRIDE_PACKED_STREAM 0x2
7871 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_SNAPSHOT_MODE_LBN 14
7872 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_SNAPSHOT_MODE_WIDTH 1
7873 #define MC_CMD_INIT_RXQ_EXT_IN_PACKED_STREAM_BUFF_SIZE_LBN 15
7874 #define MC_CMD_INIT_RXQ_EXT_IN_PACKED_STREAM_BUFF_SIZE_WIDTH 3
7875 #define MC_CMD_INIT_RXQ_EXT_IN_PS_BUFF_1M 0x0 /* enum */
7876 #define MC_CMD_INIT_RXQ_EXT_IN_PS_BUFF_512K 0x1 /* enum */
7877 #define MC_CMD_INIT_RXQ_EXT_IN_PS_BUFF_256K 0x2 /* enum */
7878 #define MC_CMD_INIT_RXQ_EXT_IN_PS_BUFF_128K 0x3 /* enum */
7879 #define MC_CMD_INIT_RXQ_EXT_IN_PS_BUFF_64K 0x4 /* enum */
7880 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_WANT_OUTER_CLASSES_LBN 18
7881 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_WANT_OUTER_CLASSES_WIDTH 1
7882 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_FORCE_EV_MERGING_LBN 19
7883 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_FORCE_EV_MERGING_WIDTH 1
7884 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_NO_CONT_EV_LBN 20
7885 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_NO_CONT_EV_WIDTH 1
7886 /* Owner ID to use if in buffer mode (zero if physical) */
7887 #define MC_CMD_INIT_RXQ_EXT_IN_OWNER_ID_OFST 20
7888 #define MC_CMD_INIT_RXQ_EXT_IN_OWNER_ID_LEN 4
7889 /* The port ID associated with the v-adaptor which should contain this DMAQ. */
7890 #define MC_CMD_INIT_RXQ_EXT_IN_PORT_ID_OFST 24
7891 #define MC_CMD_INIT_RXQ_EXT_IN_PORT_ID_LEN 4
7892 /* 64-bit address of 4k of 4k-aligned host memory buffer */
7893 #define MC_CMD_INIT_RXQ_EXT_IN_DMA_ADDR_OFST 28
7894 #define MC_CMD_INIT_RXQ_EXT_IN_DMA_ADDR_LEN 8
7895 #define MC_CMD_INIT_RXQ_EXT_IN_DMA_ADDR_LO_OFST 28
7896 #define MC_CMD_INIT_RXQ_EXT_IN_DMA_ADDR_HI_OFST 32
7897 #define MC_CMD_INIT_RXQ_EXT_IN_DMA_ADDR_NUM 64
7898 /* Maximum length of packet to receive, if SNAPSHOT_MODE flag is set */
7899 #define MC_CMD_INIT_RXQ_EXT_IN_SNAPSHOT_LENGTH_OFST 540
7900 #define MC_CMD_INIT_RXQ_EXT_IN_SNAPSHOT_LENGTH_LEN 4
7901
7902 /* MC_CMD_INIT_RXQ_V3_IN msgrequest */
7903 #define MC_CMD_INIT_RXQ_V3_IN_LEN 560
7904 /* Size, in entries */
7905 #define MC_CMD_INIT_RXQ_V3_IN_SIZE_OFST 0
7906 #define MC_CMD_INIT_RXQ_V3_IN_SIZE_LEN 4
7907 /* The EVQ to send events to. This is an index originally specified to
7908  * INIT_EVQ. If DMA_MODE == PACKED_STREAM this must be equal to INSTANCE.
7909  */
7910 #define MC_CMD_INIT_RXQ_V3_IN_TARGET_EVQ_OFST 4
7911 #define MC_CMD_INIT_RXQ_V3_IN_TARGET_EVQ_LEN 4
7912 /* The value to put in the event data. Check hardware spec. for valid range.
7913  * This field is ignored if DMA_MODE == EQUAL_STRIDE_SUPER_BUFFER or DMA_MODE
7914  * == PACKED_STREAM.
7915  */
7916 #define MC_CMD_INIT_RXQ_V3_IN_LABEL_OFST 8
7917 #define MC_CMD_INIT_RXQ_V3_IN_LABEL_LEN 4
7918 /* Desired instance. Must be set to a specific instance, which is a function
7919  * local queue index.
7920  */
7921 #define MC_CMD_INIT_RXQ_V3_IN_INSTANCE_OFST 12
7922 #define MC_CMD_INIT_RXQ_V3_IN_INSTANCE_LEN 4
7923 /* There will be more flags here. */
7924 #define MC_CMD_INIT_RXQ_V3_IN_FLAGS_OFST 16
7925 #define MC_CMD_INIT_RXQ_V3_IN_FLAGS_LEN 4
7926 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_BUFF_MODE_LBN 0
7927 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_BUFF_MODE_WIDTH 1
7928 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_HDR_SPLIT_LBN 1
7929 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_HDR_SPLIT_WIDTH 1
7930 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_TIMESTAMP_LBN 2
7931 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_TIMESTAMP_WIDTH 1
7932 #define MC_CMD_INIT_RXQ_V3_IN_CRC_MODE_LBN 3
7933 #define MC_CMD_INIT_RXQ_V3_IN_CRC_MODE_WIDTH 4
7934 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_CHAIN_LBN 7
7935 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_CHAIN_WIDTH 1
7936 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_PREFIX_LBN 8
7937 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_PREFIX_WIDTH 1
7938 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_DISABLE_SCATTER_LBN 9
7939 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_DISABLE_SCATTER_WIDTH 1
7940 #define MC_CMD_INIT_RXQ_V3_IN_DMA_MODE_LBN 10
7941 #define MC_CMD_INIT_RXQ_V3_IN_DMA_MODE_WIDTH 4
7942 /* enum: One packet per descriptor (for normal networking) */
7943 #define MC_CMD_INIT_RXQ_V3_IN_SINGLE_PACKET 0x0
7944 /* enum: Pack multiple packets into large descriptors (for SolarCapture) */
7945 #define MC_CMD_INIT_RXQ_V3_IN_PACKED_STREAM 0x1
7946 /* enum: Pack multiple packets into large descriptors using the format designed
7947  * to maximise packet rate. This mode uses 1 "bucket" per descriptor with
7948  * multiple fixed-size packet buffers within each bucket. For a full
7949  * description see SF-119419-TC. This mode is only supported by "dpdk" datapath
7950  * firmware.
7951  */
7952 #define MC_CMD_INIT_RXQ_V3_IN_EQUAL_STRIDE_SUPER_BUFFER 0x2
7953 /* enum: Deprecated name for EQUAL_STRIDE_SUPER_BUFFER. */
7954 #define MC_CMD_INIT_RXQ_V3_IN_EQUAL_STRIDE_PACKED_STREAM 0x2
7955 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_SNAPSHOT_MODE_LBN 14
7956 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_SNAPSHOT_MODE_WIDTH 1
7957 #define MC_CMD_INIT_RXQ_V3_IN_PACKED_STREAM_BUFF_SIZE_LBN 15
7958 #define MC_CMD_INIT_RXQ_V3_IN_PACKED_STREAM_BUFF_SIZE_WIDTH 3
7959 #define MC_CMD_INIT_RXQ_V3_IN_PS_BUFF_1M 0x0 /* enum */
7960 #define MC_CMD_INIT_RXQ_V3_IN_PS_BUFF_512K 0x1 /* enum */
7961 #define MC_CMD_INIT_RXQ_V3_IN_PS_BUFF_256K 0x2 /* enum */
7962 #define MC_CMD_INIT_RXQ_V3_IN_PS_BUFF_128K 0x3 /* enum */
7963 #define MC_CMD_INIT_RXQ_V3_IN_PS_BUFF_64K 0x4 /* enum */
7964 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_WANT_OUTER_CLASSES_LBN 18
7965 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_WANT_OUTER_CLASSES_WIDTH 1
7966 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_FORCE_EV_MERGING_LBN 19
7967 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_FORCE_EV_MERGING_WIDTH 1
7968 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_NO_CONT_EV_LBN 20
7969 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_NO_CONT_EV_WIDTH 1
7970 /* Owner ID to use if in buffer mode (zero if physical) */
7971 #define MC_CMD_INIT_RXQ_V3_IN_OWNER_ID_OFST 20
7972 #define MC_CMD_INIT_RXQ_V3_IN_OWNER_ID_LEN 4
7973 /* The port ID associated with the v-adaptor which should contain this DMAQ. */
7974 #define MC_CMD_INIT_RXQ_V3_IN_PORT_ID_OFST 24
7975 #define MC_CMD_INIT_RXQ_V3_IN_PORT_ID_LEN 4
7976 /* 64-bit address of 4k of 4k-aligned host memory buffer */
7977 #define MC_CMD_INIT_RXQ_V3_IN_DMA_ADDR_OFST 28
7978 #define MC_CMD_INIT_RXQ_V3_IN_DMA_ADDR_LEN 8
7979 #define MC_CMD_INIT_RXQ_V3_IN_DMA_ADDR_LO_OFST 28
7980 #define MC_CMD_INIT_RXQ_V3_IN_DMA_ADDR_HI_OFST 32
7981 #define MC_CMD_INIT_RXQ_V3_IN_DMA_ADDR_NUM 64
7982 /* Maximum length of packet to receive, if SNAPSHOT_MODE flag is set */
7983 #define MC_CMD_INIT_RXQ_V3_IN_SNAPSHOT_LENGTH_OFST 540
7984 #define MC_CMD_INIT_RXQ_V3_IN_SNAPSHOT_LENGTH_LEN 4
7985 /* The number of packet buffers that will be contained within each
7986  * EQUAL_STRIDE_SUPER_BUFFER format bucket supplied by the driver. This field
7987  * is ignored unless DMA_MODE == EQUAL_STRIDE_SUPER_BUFFER.
7988  */
7989 #define MC_CMD_INIT_RXQ_V3_IN_ES_PACKET_BUFFERS_PER_BUCKET_OFST 544
7990 #define MC_CMD_INIT_RXQ_V3_IN_ES_PACKET_BUFFERS_PER_BUCKET_LEN 4
7991 /* The length in bytes of the area in each packet buffer that can be written to
7992  * by the adapter. This is used to store the packet prefix and the packet
7993  * payload. This length does not include any end padding added by the driver.
7994  * This field is ignored unless DMA_MODE == EQUAL_STRIDE_SUPER_BUFFER.
7995  */
7996 #define MC_CMD_INIT_RXQ_V3_IN_ES_MAX_DMA_LEN_OFST 548
7997 #define MC_CMD_INIT_RXQ_V3_IN_ES_MAX_DMA_LEN_LEN 4
7998 /* The length in bytes of a single packet buffer within a
7999  * EQUAL_STRIDE_SUPER_BUFFER format bucket. This field is ignored unless
8000  * DMA_MODE == EQUAL_STRIDE_SUPER_BUFFER.
8001  */
8002 #define MC_CMD_INIT_RXQ_V3_IN_ES_PACKET_STRIDE_OFST 552
8003 #define MC_CMD_INIT_RXQ_V3_IN_ES_PACKET_STRIDE_LEN 4
8004 /* The maximum time in nanoseconds that the datapath will be backpressured if
8005  * there are no RX descriptors available. If the timeout is reached and there
8006  * are still no descriptors then the packet will be dropped. A timeout of 0
8007  * means the datapath will never be blocked. This field is ignored unless
8008  * DMA_MODE == EQUAL_STRIDE_SUPER_BUFFER.
8009  */
8010 #define MC_CMD_INIT_RXQ_V3_IN_ES_HEAD_OF_LINE_BLOCK_TIMEOUT_OFST 556
8011 #define MC_CMD_INIT_RXQ_V3_IN_ES_HEAD_OF_LINE_BLOCK_TIMEOUT_LEN 4
8012
8013 /* MC_CMD_INIT_RXQ_V4_IN msgrequest: INIT_RXQ request with new field required
8014  * for systems with a QDMA (currently, Riverhead)
8015  */
8016 #define MC_CMD_INIT_RXQ_V4_IN_LEN 564
8017 /* Size, in entries */
8018 #define MC_CMD_INIT_RXQ_V4_IN_SIZE_OFST 0
8019 #define MC_CMD_INIT_RXQ_V4_IN_SIZE_LEN 4
8020 /* The EVQ to send events to. This is an index originally specified to
8021  * INIT_EVQ. If DMA_MODE == PACKED_STREAM this must be equal to INSTANCE.
8022  */
8023 #define MC_CMD_INIT_RXQ_V4_IN_TARGET_EVQ_OFST 4
8024 #define MC_CMD_INIT_RXQ_V4_IN_TARGET_EVQ_LEN 4
8025 /* The value to put in the event data. Check hardware spec. for valid range.
8026  * This field is ignored if DMA_MODE == EQUAL_STRIDE_SUPER_BUFFER or DMA_MODE
8027  * == PACKED_STREAM.
8028  */
8029 #define MC_CMD_INIT_RXQ_V4_IN_LABEL_OFST 8
8030 #define MC_CMD_INIT_RXQ_V4_IN_LABEL_LEN 4
8031 /* Desired instance. Must be set to a specific instance, which is a function
8032  * local queue index.
8033  */
8034 #define MC_CMD_INIT_RXQ_V4_IN_INSTANCE_OFST 12
8035 #define MC_CMD_INIT_RXQ_V4_IN_INSTANCE_LEN 4
8036 /* There will be more flags here. */
8037 #define MC_CMD_INIT_RXQ_V4_IN_FLAGS_OFST 16
8038 #define MC_CMD_INIT_RXQ_V4_IN_FLAGS_LEN 4
8039 #define MC_CMD_INIT_RXQ_V4_IN_FLAG_BUFF_MODE_LBN 0
8040 #define MC_CMD_INIT_RXQ_V4_IN_FLAG_BUFF_MODE_WIDTH 1
8041 #define MC_CMD_INIT_RXQ_V4_IN_FLAG_HDR_SPLIT_LBN 1
8042 #define MC_CMD_INIT_RXQ_V4_IN_FLAG_HDR_SPLIT_WIDTH 1
8043 #define MC_CMD_INIT_RXQ_V4_IN_FLAG_TIMESTAMP_LBN 2
8044 #define MC_CMD_INIT_RXQ_V4_IN_FLAG_TIMESTAMP_WIDTH 1
8045 #define MC_CMD_INIT_RXQ_V4_IN_CRC_MODE_LBN 3
8046 #define MC_CMD_INIT_RXQ_V4_IN_CRC_MODE_WIDTH 4
8047 #define MC_CMD_INIT_RXQ_V4_IN_FLAG_CHAIN_LBN 7
8048 #define MC_CMD_INIT_RXQ_V4_IN_FLAG_CHAIN_WIDTH 1
8049 #define MC_CMD_INIT_RXQ_V4_IN_FLAG_PREFIX_LBN 8
8050 #define MC_CMD_INIT_RXQ_V4_IN_FLAG_PREFIX_WIDTH 1
8051 #define MC_CMD_INIT_RXQ_V4_IN_FLAG_DISABLE_SCATTER_LBN 9
8052 #define MC_CMD_INIT_RXQ_V4_IN_FLAG_DISABLE_SCATTER_WIDTH 1
8053 #define MC_CMD_INIT_RXQ_V4_IN_DMA_MODE_LBN 10
8054 #define MC_CMD_INIT_RXQ_V4_IN_DMA_MODE_WIDTH 4
8055 /* enum: One packet per descriptor (for normal networking) */
8056 #define MC_CMD_INIT_RXQ_V4_IN_SINGLE_PACKET 0x0
8057 /* enum: Pack multiple packets into large descriptors (for SolarCapture) */
8058 #define MC_CMD_INIT_RXQ_V4_IN_PACKED_STREAM 0x1
8059 /* enum: Pack multiple packets into large descriptors using the format designed
8060  * to maximise packet rate. This mode uses 1 "bucket" per descriptor with
8061  * multiple fixed-size packet buffers within each bucket. For a full
8062  * description see SF-119419-TC. This mode is only supported by "dpdk" datapath
8063  * firmware.
8064  */
8065 #define MC_CMD_INIT_RXQ_V4_IN_EQUAL_STRIDE_SUPER_BUFFER 0x2
8066 /* enum: Deprecated name for EQUAL_STRIDE_SUPER_BUFFER. */
8067 #define MC_CMD_INIT_RXQ_V4_IN_EQUAL_STRIDE_PACKED_STREAM 0x2
8068 #define MC_CMD_INIT_RXQ_V4_IN_FLAG_SNAPSHOT_MODE_LBN 14
8069 #define MC_CMD_INIT_RXQ_V4_IN_FLAG_SNAPSHOT_MODE_WIDTH 1
8070 #define MC_CMD_INIT_RXQ_V4_IN_PACKED_STREAM_BUFF_SIZE_LBN 15
8071 #define MC_CMD_INIT_RXQ_V4_IN_PACKED_STREAM_BUFF_SIZE_WIDTH 3
8072 #define MC_CMD_INIT_RXQ_V4_IN_PS_BUFF_1M 0x0 /* enum */
8073 #define MC_CMD_INIT_RXQ_V4_IN_PS_BUFF_512K 0x1 /* enum */
8074 #define MC_CMD_INIT_RXQ_V4_IN_PS_BUFF_256K 0x2 /* enum */
8075 #define MC_CMD_INIT_RXQ_V4_IN_PS_BUFF_128K 0x3 /* enum */
8076 #define MC_CMD_INIT_RXQ_V4_IN_PS_BUFF_64K 0x4 /* enum */
8077 #define MC_CMD_INIT_RXQ_V4_IN_FLAG_WANT_OUTER_CLASSES_LBN 18
8078 #define MC_CMD_INIT_RXQ_V4_IN_FLAG_WANT_OUTER_CLASSES_WIDTH 1
8079 #define MC_CMD_INIT_RXQ_V4_IN_FLAG_FORCE_EV_MERGING_LBN 19
8080 #define MC_CMD_INIT_RXQ_V4_IN_FLAG_FORCE_EV_MERGING_WIDTH 1
8081 #define MC_CMD_INIT_RXQ_V4_IN_FLAG_NO_CONT_EV_LBN 20
8082 #define MC_CMD_INIT_RXQ_V4_IN_FLAG_NO_CONT_EV_WIDTH 1
8083 /* Owner ID to use if in buffer mode (zero if physical) */
8084 #define MC_CMD_INIT_RXQ_V4_IN_OWNER_ID_OFST 20
8085 #define MC_CMD_INIT_RXQ_V4_IN_OWNER_ID_LEN 4
8086 /* The port ID associated with the v-adaptor which should contain this DMAQ. */
8087 #define MC_CMD_INIT_RXQ_V4_IN_PORT_ID_OFST 24
8088 #define MC_CMD_INIT_RXQ_V4_IN_PORT_ID_LEN 4
8089 /* 64-bit address of 4k of 4k-aligned host memory buffer */
8090 #define MC_CMD_INIT_RXQ_V4_IN_DMA_ADDR_OFST 28
8091 #define MC_CMD_INIT_RXQ_V4_IN_DMA_ADDR_LEN 8
8092 #define MC_CMD_INIT_RXQ_V4_IN_DMA_ADDR_LO_OFST 28
8093 #define MC_CMD_INIT_RXQ_V4_IN_DMA_ADDR_HI_OFST 32
8094 #define MC_CMD_INIT_RXQ_V4_IN_DMA_ADDR_NUM 64
8095 /* Maximum length of packet to receive, if SNAPSHOT_MODE flag is set */
8096 #define MC_CMD_INIT_RXQ_V4_IN_SNAPSHOT_LENGTH_OFST 540
8097 #define MC_CMD_INIT_RXQ_V4_IN_SNAPSHOT_LENGTH_LEN 4
8098 /* The number of packet buffers that will be contained within each
8099  * EQUAL_STRIDE_SUPER_BUFFER format bucket supplied by the driver. This field
8100  * is ignored unless DMA_MODE == EQUAL_STRIDE_SUPER_BUFFER.
8101  */
8102 #define MC_CMD_INIT_RXQ_V4_IN_ES_PACKET_BUFFERS_PER_BUCKET_OFST 544
8103 #define MC_CMD_INIT_RXQ_V4_IN_ES_PACKET_BUFFERS_PER_BUCKET_LEN 4
8104 /* The length in bytes of the area in each packet buffer that can be written to
8105  * by the adapter. This is used to store the packet prefix and the packet
8106  * payload. This length does not include any end padding added by the driver.
8107  * This field is ignored unless DMA_MODE == EQUAL_STRIDE_SUPER_BUFFER.
8108  */
8109 #define MC_CMD_INIT_RXQ_V4_IN_ES_MAX_DMA_LEN_OFST 548
8110 #define MC_CMD_INIT_RXQ_V4_IN_ES_MAX_DMA_LEN_LEN 4
8111 /* The length in bytes of a single packet buffer within a
8112  * EQUAL_STRIDE_SUPER_BUFFER format bucket. This field is ignored unless
8113  * DMA_MODE == EQUAL_STRIDE_SUPER_BUFFER.
8114  */
8115 #define MC_CMD_INIT_RXQ_V4_IN_ES_PACKET_STRIDE_OFST 552
8116 #define MC_CMD_INIT_RXQ_V4_IN_ES_PACKET_STRIDE_LEN 4
8117 /* The maximum time in nanoseconds that the datapath will be backpressured if
8118  * there are no RX descriptors available. If the timeout is reached and there
8119  * are still no descriptors then the packet will be dropped. A timeout of 0
8120  * means the datapath will never be blocked. This field is ignored unless
8121  * DMA_MODE == EQUAL_STRIDE_SUPER_BUFFER.
8122  */
8123 #define MC_CMD_INIT_RXQ_V4_IN_ES_HEAD_OF_LINE_BLOCK_TIMEOUT_OFST 556
8124 #define MC_CMD_INIT_RXQ_V4_IN_ES_HEAD_OF_LINE_BLOCK_TIMEOUT_LEN 4
8125 /* V4 message data */
8126 #define MC_CMD_INIT_RXQ_V4_IN_V4_DATA_OFST 560
8127 #define MC_CMD_INIT_RXQ_V4_IN_V4_DATA_LEN 4
8128 /* Size in bytes of buffers attached to descriptors posted to this queue. Set
8129  * to zero if using this message on non-QDMA based platforms. Currently in
8130  * Riverhead there is a global limit of eight different buffer sizes across all
8131  * active queues. A 2KB and 4KB buffer is guaranteed to be available, but a
8132  * request for a different buffer size will fail if there are already eight
8133  * other buffer sizes in use. In future Riverhead this limit will go away and
8134  * any size will be accepted.
8135  */
8136 #define MC_CMD_INIT_RXQ_V4_IN_BUFFER_SIZE_BYTES_OFST 560
8137 #define MC_CMD_INIT_RXQ_V4_IN_BUFFER_SIZE_BYTES_LEN 4
8138
8139 /* MC_CMD_INIT_RXQ_OUT msgresponse */
8140 #define MC_CMD_INIT_RXQ_OUT_LEN 0
8141
8142 /* MC_CMD_INIT_RXQ_EXT_OUT msgresponse */
8143 #define MC_CMD_INIT_RXQ_EXT_OUT_LEN 0
8144
8145 /* MC_CMD_INIT_RXQ_V3_OUT msgresponse */
8146 #define MC_CMD_INIT_RXQ_V3_OUT_LEN 0
8147
8148 /* MC_CMD_INIT_RXQ_V4_OUT msgresponse */
8149 #define MC_CMD_INIT_RXQ_V4_OUT_LEN 0
8150
8151
8152 /***********************************/
8153 /* MC_CMD_INIT_TXQ
8154  */
8155 #define MC_CMD_INIT_TXQ 0x82
8156 #undef  MC_CMD_0x82_PRIVILEGE_CTG
8157
8158 #define MC_CMD_0x82_PRIVILEGE_CTG SRIOV_CTG_GENERAL
8159
8160 /* MC_CMD_INIT_TXQ_IN msgrequest: Legacy INIT_TXQ request. Use extended version
8161  * in new code.
8162  */
8163 #define MC_CMD_INIT_TXQ_IN_LENMIN 36
8164 #define MC_CMD_INIT_TXQ_IN_LENMAX 252
8165 #define MC_CMD_INIT_TXQ_IN_LENMAX_MCDI2 1020
8166 #define MC_CMD_INIT_TXQ_IN_LEN(num) (28+8*(num))
8167 /* Size, in entries */
8168 #define MC_CMD_INIT_TXQ_IN_SIZE_OFST 0
8169 #define MC_CMD_INIT_TXQ_IN_SIZE_LEN 4
8170 /* The EVQ to send events to. This is an index originally specified to
8171  * INIT_EVQ.
8172  */
8173 #define MC_CMD_INIT_TXQ_IN_TARGET_EVQ_OFST 4
8174 #define MC_CMD_INIT_TXQ_IN_TARGET_EVQ_LEN 4
8175 /* The value to put in the event data. Check hardware spec. for valid range. */
8176 #define MC_CMD_INIT_TXQ_IN_LABEL_OFST 8
8177 #define MC_CMD_INIT_TXQ_IN_LABEL_LEN 4
8178 /* Desired instance. Must be set to a specific instance, which is a function
8179  * local queue index.
8180  */
8181 #define MC_CMD_INIT_TXQ_IN_INSTANCE_OFST 12
8182 #define MC_CMD_INIT_TXQ_IN_INSTANCE_LEN 4
8183 /* There will be more flags here. */
8184 #define MC_CMD_INIT_TXQ_IN_FLAGS_OFST 16
8185 #define MC_CMD_INIT_TXQ_IN_FLAGS_LEN 4
8186 #define MC_CMD_INIT_TXQ_IN_FLAG_BUFF_MODE_LBN 0
8187 #define MC_CMD_INIT_TXQ_IN_FLAG_BUFF_MODE_WIDTH 1
8188 #define MC_CMD_INIT_TXQ_IN_FLAG_IP_CSUM_DIS_LBN 1
8189 #define MC_CMD_INIT_TXQ_IN_FLAG_IP_CSUM_DIS_WIDTH 1
8190 #define MC_CMD_INIT_TXQ_IN_FLAG_TCP_CSUM_DIS_LBN 2
8191 #define MC_CMD_INIT_TXQ_IN_FLAG_TCP_CSUM_DIS_WIDTH 1
8192 #define MC_CMD_INIT_TXQ_IN_FLAG_TCP_UDP_ONLY_LBN 3
8193 #define MC_CMD_INIT_TXQ_IN_FLAG_TCP_UDP_ONLY_WIDTH 1
8194 #define MC_CMD_INIT_TXQ_IN_CRC_MODE_LBN 4
8195 #define MC_CMD_INIT_TXQ_IN_CRC_MODE_WIDTH 4
8196 #define MC_CMD_INIT_TXQ_IN_FLAG_TIMESTAMP_LBN 8
8197 #define MC_CMD_INIT_TXQ_IN_FLAG_TIMESTAMP_WIDTH 1
8198 #define MC_CMD_INIT_TXQ_IN_FLAG_PACER_BYPASS_LBN 9
8199 #define MC_CMD_INIT_TXQ_IN_FLAG_PACER_BYPASS_WIDTH 1
8200 #define MC_CMD_INIT_TXQ_IN_FLAG_INNER_IP_CSUM_EN_LBN 10
8201 #define MC_CMD_INIT_TXQ_IN_FLAG_INNER_IP_CSUM_EN_WIDTH 1
8202 #define MC_CMD_INIT_TXQ_IN_FLAG_INNER_TCP_CSUM_EN_LBN 11
8203 #define MC_CMD_INIT_TXQ_IN_FLAG_INNER_TCP_CSUM_EN_WIDTH 1
8204 /* Owner ID to use if in buffer mode (zero if physical) */
8205 #define MC_CMD_INIT_TXQ_IN_OWNER_ID_OFST 20
8206 #define MC_CMD_INIT_TXQ_IN_OWNER_ID_LEN 4
8207 /* The port ID associated with the v-adaptor which should contain this DMAQ. */
8208 #define MC_CMD_INIT_TXQ_IN_PORT_ID_OFST 24
8209 #define MC_CMD_INIT_TXQ_IN_PORT_ID_LEN 4
8210 /* 64-bit address of 4k of 4k-aligned host memory buffer */
8211 #define MC_CMD_INIT_TXQ_IN_DMA_ADDR_OFST 28
8212 #define MC_CMD_INIT_TXQ_IN_DMA_ADDR_LEN 8
8213 #define MC_CMD_INIT_TXQ_IN_DMA_ADDR_LO_OFST 28
8214 #define MC_CMD_INIT_TXQ_IN_DMA_ADDR_HI_OFST 32
8215 #define MC_CMD_INIT_TXQ_IN_DMA_ADDR_MINNUM 1
8216 #define MC_CMD_INIT_TXQ_IN_DMA_ADDR_MAXNUM 28
8217 #define MC_CMD_INIT_TXQ_IN_DMA_ADDR_MAXNUM_MCDI2 124
8218
8219 /* MC_CMD_INIT_TXQ_EXT_IN msgrequest: Extended INIT_TXQ with additional mode
8220  * flags
8221  */
8222 #define MC_CMD_INIT_TXQ_EXT_IN_LEN 544
8223 /* Size, in entries */
8224 #define MC_CMD_INIT_TXQ_EXT_IN_SIZE_OFST 0
8225 #define MC_CMD_INIT_TXQ_EXT_IN_SIZE_LEN 4
8226 /* The EVQ to send events to. This is an index originally specified to
8227  * INIT_EVQ.
8228  */
8229 #define MC_CMD_INIT_TXQ_EXT_IN_TARGET_EVQ_OFST 4
8230 #define MC_CMD_INIT_TXQ_EXT_IN_TARGET_EVQ_LEN 4
8231 /* The value to put in the event data. Check hardware spec. for valid range. */
8232 #define MC_CMD_INIT_TXQ_EXT_IN_LABEL_OFST 8
8233 #define MC_CMD_INIT_TXQ_EXT_IN_LABEL_LEN 4
8234 /* Desired instance. Must be set to a specific instance, which is a function
8235  * local queue index.
8236  */
8237 #define MC_CMD_INIT_TXQ_EXT_IN_INSTANCE_OFST 12
8238 #define MC_CMD_INIT_TXQ_EXT_IN_INSTANCE_LEN 4
8239 /* There will be more flags here. */
8240 #define MC_CMD_INIT_TXQ_EXT_IN_FLAGS_OFST 16
8241 #define MC_CMD_INIT_TXQ_EXT_IN_FLAGS_LEN 4
8242 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_BUFF_MODE_LBN 0
8243 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_BUFF_MODE_WIDTH 1
8244 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_IP_CSUM_DIS_LBN 1
8245 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_IP_CSUM_DIS_WIDTH 1
8246 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_TCP_CSUM_DIS_LBN 2
8247 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_TCP_CSUM_DIS_WIDTH 1
8248 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_TCP_UDP_ONLY_LBN 3
8249 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_TCP_UDP_ONLY_WIDTH 1
8250 #define MC_CMD_INIT_TXQ_EXT_IN_CRC_MODE_LBN 4
8251 #define MC_CMD_INIT_TXQ_EXT_IN_CRC_MODE_WIDTH 4
8252 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_TIMESTAMP_LBN 8
8253 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_TIMESTAMP_WIDTH 1
8254 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_PACER_BYPASS_LBN 9
8255 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_PACER_BYPASS_WIDTH 1
8256 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_INNER_IP_CSUM_EN_LBN 10
8257 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_INNER_IP_CSUM_EN_WIDTH 1
8258 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_INNER_TCP_CSUM_EN_LBN 11
8259 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_INNER_TCP_CSUM_EN_WIDTH 1
8260 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_TSOV2_EN_LBN 12
8261 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_TSOV2_EN_WIDTH 1
8262 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_CTPIO_LBN 13
8263 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_CTPIO_WIDTH 1
8264 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_CTPIO_UTHRESH_LBN 14
8265 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_CTPIO_UTHRESH_WIDTH 1
8266 /* Owner ID to use if in buffer mode (zero if physical) */
8267 #define MC_CMD_INIT_TXQ_EXT_IN_OWNER_ID_OFST 20
8268 #define MC_CMD_INIT_TXQ_EXT_IN_OWNER_ID_LEN 4
8269 /* The port ID associated with the v-adaptor which should contain this DMAQ. */
8270 #define MC_CMD_INIT_TXQ_EXT_IN_PORT_ID_OFST 24
8271 #define MC_CMD_INIT_TXQ_EXT_IN_PORT_ID_LEN 4
8272 /* 64-bit address of 4k of 4k-aligned host memory buffer */
8273 #define MC_CMD_INIT_TXQ_EXT_IN_DMA_ADDR_OFST 28
8274 #define MC_CMD_INIT_TXQ_EXT_IN_DMA_ADDR_LEN 8
8275 #define MC_CMD_INIT_TXQ_EXT_IN_DMA_ADDR_LO_OFST 28
8276 #define MC_CMD_INIT_TXQ_EXT_IN_DMA_ADDR_HI_OFST 32
8277 #define MC_CMD_INIT_TXQ_EXT_IN_DMA_ADDR_MINNUM 1
8278 #define MC_CMD_INIT_TXQ_EXT_IN_DMA_ADDR_MAXNUM 64
8279 #define MC_CMD_INIT_TXQ_EXT_IN_DMA_ADDR_MAXNUM_MCDI2 64
8280 /* Flags related to Qbb flow control mode. */
8281 #define MC_CMD_INIT_TXQ_EXT_IN_QBB_FLAGS_OFST 540
8282 #define MC_CMD_INIT_TXQ_EXT_IN_QBB_FLAGS_LEN 4
8283 #define MC_CMD_INIT_TXQ_EXT_IN_QBB_ENABLE_LBN 0
8284 #define MC_CMD_INIT_TXQ_EXT_IN_QBB_ENABLE_WIDTH 1
8285 #define MC_CMD_INIT_TXQ_EXT_IN_QBB_PRIORITY_LBN 1
8286 #define MC_CMD_INIT_TXQ_EXT_IN_QBB_PRIORITY_WIDTH 3
8287
8288 /* MC_CMD_INIT_TXQ_OUT msgresponse */
8289 #define MC_CMD_INIT_TXQ_OUT_LEN 0
8290
8291
8292 /***********************************/
8293 /* MC_CMD_FINI_EVQ
8294  * Teardown an EVQ.
8295  *
8296  * All DMAQs or EVQs that point to the EVQ to tear down must be torn down first
8297  * or the operation will fail with EBUSY
8298  */
8299 #define MC_CMD_FINI_EVQ 0x83
8300 #undef  MC_CMD_0x83_PRIVILEGE_CTG
8301
8302 #define MC_CMD_0x83_PRIVILEGE_CTG SRIOV_CTG_GENERAL
8303
8304 /* MC_CMD_FINI_EVQ_IN msgrequest */
8305 #define MC_CMD_FINI_EVQ_IN_LEN 4
8306 /* Instance of EVQ to destroy. Should be the same instance as that previously
8307  * passed to INIT_EVQ
8308  */
8309 #define MC_CMD_FINI_EVQ_IN_INSTANCE_OFST 0
8310 #define MC_CMD_FINI_EVQ_IN_INSTANCE_LEN 4
8311
8312 /* MC_CMD_FINI_EVQ_OUT msgresponse */
8313 #define MC_CMD_FINI_EVQ_OUT_LEN 0
8314
8315
8316 /***********************************/
8317 /* MC_CMD_FINI_RXQ
8318  * Teardown a RXQ.
8319  */
8320 #define MC_CMD_FINI_RXQ 0x84
8321 #undef  MC_CMD_0x84_PRIVILEGE_CTG
8322
8323 #define MC_CMD_0x84_PRIVILEGE_CTG SRIOV_CTG_GENERAL
8324
8325 /* MC_CMD_FINI_RXQ_IN msgrequest */
8326 #define MC_CMD_FINI_RXQ_IN_LEN 4
8327 /* Instance of RXQ to destroy */
8328 #define MC_CMD_FINI_RXQ_IN_INSTANCE_OFST 0
8329 #define MC_CMD_FINI_RXQ_IN_INSTANCE_LEN 4
8330
8331 /* MC_CMD_FINI_RXQ_OUT msgresponse */
8332 #define MC_CMD_FINI_RXQ_OUT_LEN 0
8333
8334
8335 /***********************************/
8336 /* MC_CMD_FINI_TXQ
8337  * Teardown a TXQ.
8338  */
8339 #define MC_CMD_FINI_TXQ 0x85
8340 #undef  MC_CMD_0x85_PRIVILEGE_CTG
8341
8342 #define MC_CMD_0x85_PRIVILEGE_CTG SRIOV_CTG_GENERAL
8343
8344 /* MC_CMD_FINI_TXQ_IN msgrequest */
8345 #define MC_CMD_FINI_TXQ_IN_LEN 4
8346 /* Instance of TXQ to destroy */
8347 #define MC_CMD_FINI_TXQ_IN_INSTANCE_OFST 0
8348 #define MC_CMD_FINI_TXQ_IN_INSTANCE_LEN 4
8349
8350 /* MC_CMD_FINI_TXQ_OUT msgresponse */
8351 #define MC_CMD_FINI_TXQ_OUT_LEN 0
8352
8353
8354 /***********************************/
8355 /* MC_CMD_DRIVER_EVENT
8356  * Generate an event on an EVQ belonging to the function issuing the command.
8357  */
8358 #define MC_CMD_DRIVER_EVENT 0x86
8359 #undef  MC_CMD_0x86_PRIVILEGE_CTG
8360
8361 #define MC_CMD_0x86_PRIVILEGE_CTG SRIOV_CTG_GENERAL
8362
8363 /* MC_CMD_DRIVER_EVENT_IN msgrequest */
8364 #define MC_CMD_DRIVER_EVENT_IN_LEN 12
8365 /* Handle of target EVQ */
8366 #define MC_CMD_DRIVER_EVENT_IN_EVQ_OFST 0
8367 #define MC_CMD_DRIVER_EVENT_IN_EVQ_LEN 4
8368 /* Bits 0 - 63 of event */
8369 #define MC_CMD_DRIVER_EVENT_IN_DATA_OFST 4
8370 #define MC_CMD_DRIVER_EVENT_IN_DATA_LEN 8
8371 #define MC_CMD_DRIVER_EVENT_IN_DATA_LO_OFST 4
8372 #define MC_CMD_DRIVER_EVENT_IN_DATA_HI_OFST 8
8373
8374 /* MC_CMD_DRIVER_EVENT_OUT msgresponse */
8375 #define MC_CMD_DRIVER_EVENT_OUT_LEN 0
8376
8377
8378 /***********************************/
8379 /* MC_CMD_PROXY_CMD
8380  * Execute an arbitrary MCDI command on behalf of a different function, subject
8381  * to security restrictions. The command to be proxied follows immediately
8382  * afterward in the host buffer (or on the UART). This command supercedes
8383  * MC_CMD_SET_FUNC, which remains available for Siena but now deprecated.
8384  */
8385 #define MC_CMD_PROXY_CMD 0x5b
8386 #undef  MC_CMD_0x5b_PRIVILEGE_CTG
8387
8388 #define MC_CMD_0x5b_PRIVILEGE_CTG SRIOV_CTG_ADMIN
8389
8390 /* MC_CMD_PROXY_CMD_IN msgrequest */
8391 #define MC_CMD_PROXY_CMD_IN_LEN 4
8392 /* The handle of the target function. */
8393 #define MC_CMD_PROXY_CMD_IN_TARGET_OFST 0
8394 #define MC_CMD_PROXY_CMD_IN_TARGET_LEN 4
8395 #define MC_CMD_PROXY_CMD_IN_TARGET_PF_LBN 0
8396 #define MC_CMD_PROXY_CMD_IN_TARGET_PF_WIDTH 16
8397 #define MC_CMD_PROXY_CMD_IN_TARGET_VF_LBN 16
8398 #define MC_CMD_PROXY_CMD_IN_TARGET_VF_WIDTH 16
8399 #define MC_CMD_PROXY_CMD_IN_VF_NULL 0xffff /* enum */
8400
8401 /* MC_CMD_PROXY_CMD_OUT msgresponse */
8402 #define MC_CMD_PROXY_CMD_OUT_LEN 0
8403
8404 /* MC_PROXY_STATUS_BUFFER structuredef: Host memory status buffer used to
8405  * manage proxied requests
8406  */
8407 #define MC_PROXY_STATUS_BUFFER_LEN 16
8408 /* Handle allocated by the firmware for this proxy transaction */
8409 #define MC_PROXY_STATUS_BUFFER_HANDLE_OFST 0
8410 #define MC_PROXY_STATUS_BUFFER_HANDLE_LEN 4
8411 /* enum: An invalid handle. */
8412 #define MC_PROXY_STATUS_BUFFER_HANDLE_INVALID 0x0
8413 #define MC_PROXY_STATUS_BUFFER_HANDLE_LBN 0
8414 #define MC_PROXY_STATUS_BUFFER_HANDLE_WIDTH 32
8415 /* The requesting physical function number */
8416 #define MC_PROXY_STATUS_BUFFER_PF_OFST 4
8417 #define MC_PROXY_STATUS_BUFFER_PF_LEN 2
8418 #define MC_PROXY_STATUS_BUFFER_PF_LBN 32
8419 #define MC_PROXY_STATUS_BUFFER_PF_WIDTH 16
8420 /* The requesting virtual function number. Set to VF_NULL if the target is a
8421  * PF.
8422  */
8423 #define MC_PROXY_STATUS_BUFFER_VF_OFST 6
8424 #define MC_PROXY_STATUS_BUFFER_VF_LEN 2
8425 #define MC_PROXY_STATUS_BUFFER_VF_LBN 48
8426 #define MC_PROXY_STATUS_BUFFER_VF_WIDTH 16
8427 /* The target function RID. */
8428 #define MC_PROXY_STATUS_BUFFER_RID_OFST 8
8429 #define MC_PROXY_STATUS_BUFFER_RID_LEN 2
8430 #define MC_PROXY_STATUS_BUFFER_RID_LBN 64
8431 #define MC_PROXY_STATUS_BUFFER_RID_WIDTH 16
8432 /* The status of the proxy as described in MC_CMD_PROXY_COMPLETE. */
8433 #define MC_PROXY_STATUS_BUFFER_STATUS_OFST 10
8434 #define MC_PROXY_STATUS_BUFFER_STATUS_LEN 2
8435 #define MC_PROXY_STATUS_BUFFER_STATUS_LBN 80
8436 #define MC_PROXY_STATUS_BUFFER_STATUS_WIDTH 16
8437 /* If a request is authorized rather than carried out by the host, this is the
8438  * elevated privilege mask granted to the requesting function.
8439  */
8440 #define MC_PROXY_STATUS_BUFFER_GRANTED_PRIVILEGES_OFST 12
8441 #define MC_PROXY_STATUS_BUFFER_GRANTED_PRIVILEGES_LEN 4
8442 #define MC_PROXY_STATUS_BUFFER_GRANTED_PRIVILEGES_LBN 96
8443 #define MC_PROXY_STATUS_BUFFER_GRANTED_PRIVILEGES_WIDTH 32
8444
8445
8446 /***********************************/
8447 /* MC_CMD_PROXY_CONFIGURE
8448  * Enable/disable authorization of MCDI requests from unprivileged functions by
8449  * a designated admin function
8450  */
8451 #define MC_CMD_PROXY_CONFIGURE 0x58
8452 #undef  MC_CMD_0x58_PRIVILEGE_CTG
8453
8454 #define MC_CMD_0x58_PRIVILEGE_CTG SRIOV_CTG_ADMIN
8455
8456 /* MC_CMD_PROXY_CONFIGURE_IN msgrequest */
8457 #define MC_CMD_PROXY_CONFIGURE_IN_LEN 108
8458 #define MC_CMD_PROXY_CONFIGURE_IN_FLAGS_OFST 0
8459 #define MC_CMD_PROXY_CONFIGURE_IN_FLAGS_LEN 4
8460 #define MC_CMD_PROXY_CONFIGURE_IN_ENABLE_LBN 0
8461 #define MC_CMD_PROXY_CONFIGURE_IN_ENABLE_WIDTH 1
8462 /* Host provides a contiguous memory buffer that contains at least NUM_BLOCKS
8463  * of blocks, each of the size REQUEST_BLOCK_SIZE.
8464  */
8465 #define MC_CMD_PROXY_CONFIGURE_IN_STATUS_BUFF_ADDR_OFST 4
8466 #define MC_CMD_PROXY_CONFIGURE_IN_STATUS_BUFF_ADDR_LEN 8
8467 #define MC_CMD_PROXY_CONFIGURE_IN_STATUS_BUFF_ADDR_LO_OFST 4
8468 #define MC_CMD_PROXY_CONFIGURE_IN_STATUS_BUFF_ADDR_HI_OFST 8
8469 /* Must be a power of 2 */
8470 #define MC_CMD_PROXY_CONFIGURE_IN_STATUS_BLOCK_SIZE_OFST 12
8471 #define MC_CMD_PROXY_CONFIGURE_IN_STATUS_BLOCK_SIZE_LEN 4
8472 /* Host provides a contiguous memory buffer that contains at least NUM_BLOCKS
8473  * of blocks, each of the size REPLY_BLOCK_SIZE.
8474  */
8475 #define MC_CMD_PROXY_CONFIGURE_IN_REQUEST_BUFF_ADDR_OFST 16
8476 #define MC_CMD_PROXY_CONFIGURE_IN_REQUEST_BUFF_ADDR_LEN 8
8477 #define MC_CMD_PROXY_CONFIGURE_IN_REQUEST_BUFF_ADDR_LO_OFST 16
8478 #define MC_CMD_PROXY_CONFIGURE_IN_REQUEST_BUFF_ADDR_HI_OFST 20
8479 /* Must be a power of 2 */
8480 #define MC_CMD_PROXY_CONFIGURE_IN_REQUEST_BLOCK_SIZE_OFST 24
8481 #define MC_CMD_PROXY_CONFIGURE_IN_REQUEST_BLOCK_SIZE_LEN 4
8482 /* Host provides a contiguous memory buffer that contains at least NUM_BLOCKS
8483  * of blocks, each of the size STATUS_BLOCK_SIZE. This buffer is only needed if
8484  * host intends to complete proxied operations by using MC_CMD_PROXY_CMD.
8485  */
8486 #define MC_CMD_PROXY_CONFIGURE_IN_REPLY_BUFF_ADDR_OFST 28
8487 #define MC_CMD_PROXY_CONFIGURE_IN_REPLY_BUFF_ADDR_LEN 8
8488 #define MC_CMD_PROXY_CONFIGURE_IN_REPLY_BUFF_ADDR_LO_OFST 28
8489 #define MC_CMD_PROXY_CONFIGURE_IN_REPLY_BUFF_ADDR_HI_OFST 32
8490 /* Must be a power of 2, or zero if this buffer is not provided */
8491 #define MC_CMD_PROXY_CONFIGURE_IN_REPLY_BLOCK_SIZE_OFST 36
8492 #define MC_CMD_PROXY_CONFIGURE_IN_REPLY_BLOCK_SIZE_LEN 4
8493 /* Applies to all three buffers */
8494 #define MC_CMD_PROXY_CONFIGURE_IN_NUM_BLOCKS_OFST 40
8495 #define MC_CMD_PROXY_CONFIGURE_IN_NUM_BLOCKS_LEN 4
8496 /* A bit mask defining which MCDI operations may be proxied */
8497 #define MC_CMD_PROXY_CONFIGURE_IN_ALLOWED_MCDI_MASK_OFST 44
8498 #define MC_CMD_PROXY_CONFIGURE_IN_ALLOWED_MCDI_MASK_LEN 64
8499
8500 /* MC_CMD_PROXY_CONFIGURE_EXT_IN msgrequest */
8501 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_LEN 112
8502 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_FLAGS_OFST 0
8503 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_FLAGS_LEN 4
8504 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_ENABLE_LBN 0
8505 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_ENABLE_WIDTH 1
8506 /* Host provides a contiguous memory buffer that contains at least NUM_BLOCKS
8507  * of blocks, each of the size REQUEST_BLOCK_SIZE.
8508  */
8509 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_STATUS_BUFF_ADDR_OFST 4
8510 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_STATUS_BUFF_ADDR_LEN 8
8511 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_STATUS_BUFF_ADDR_LO_OFST 4
8512 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_STATUS_BUFF_ADDR_HI_OFST 8
8513 /* Must be a power of 2 */
8514 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_STATUS_BLOCK_SIZE_OFST 12
8515 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_STATUS_BLOCK_SIZE_LEN 4
8516 /* Host provides a contiguous memory buffer that contains at least NUM_BLOCKS
8517  * of blocks, each of the size REPLY_BLOCK_SIZE.
8518  */
8519 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_REQUEST_BUFF_ADDR_OFST 16
8520 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_REQUEST_BUFF_ADDR_LEN 8
8521 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_REQUEST_BUFF_ADDR_LO_OFST 16
8522 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_REQUEST_BUFF_ADDR_HI_OFST 20
8523 /* Must be a power of 2 */
8524 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_REQUEST_BLOCK_SIZE_OFST 24
8525 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_REQUEST_BLOCK_SIZE_LEN 4
8526 /* Host provides a contiguous memory buffer that contains at least NUM_BLOCKS
8527  * of blocks, each of the size STATUS_BLOCK_SIZE. This buffer is only needed if
8528  * host intends to complete proxied operations by using MC_CMD_PROXY_CMD.
8529  */
8530 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_REPLY_BUFF_ADDR_OFST 28
8531 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_REPLY_BUFF_ADDR_LEN 8
8532 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_REPLY_BUFF_ADDR_LO_OFST 28
8533 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_REPLY_BUFF_ADDR_HI_OFST 32
8534 /* Must be a power of 2, or zero if this buffer is not provided */
8535 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_REPLY_BLOCK_SIZE_OFST 36
8536 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_REPLY_BLOCK_SIZE_LEN 4
8537 /* Applies to all three buffers */
8538 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_NUM_BLOCKS_OFST 40
8539 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_NUM_BLOCKS_LEN 4
8540 /* A bit mask defining which MCDI operations may be proxied */
8541 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_ALLOWED_MCDI_MASK_OFST 44
8542 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_ALLOWED_MCDI_MASK_LEN 64
8543 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_RESERVED_OFST 108
8544 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_RESERVED_LEN 4
8545
8546 /* MC_CMD_PROXY_CONFIGURE_OUT msgresponse */
8547 #define MC_CMD_PROXY_CONFIGURE_OUT_LEN 0
8548
8549
8550 /***********************************/
8551 /* MC_CMD_PROXY_COMPLETE
8552  * Tells FW that a requested proxy operation has either been completed (by
8553  * using MC_CMD_PROXY_CMD) or authorized/declined. May only be sent by the
8554  * function that enabled proxying/authorization (by using
8555  * MC_CMD_PROXY_CONFIGURE).
8556  */
8557 #define MC_CMD_PROXY_COMPLETE 0x5f
8558 #undef  MC_CMD_0x5f_PRIVILEGE_CTG
8559
8560 #define MC_CMD_0x5f_PRIVILEGE_CTG SRIOV_CTG_ADMIN
8561
8562 /* MC_CMD_PROXY_COMPLETE_IN msgrequest */
8563 #define MC_CMD_PROXY_COMPLETE_IN_LEN 12
8564 #define MC_CMD_PROXY_COMPLETE_IN_BLOCK_INDEX_OFST 0
8565 #define MC_CMD_PROXY_COMPLETE_IN_BLOCK_INDEX_LEN 4
8566 #define MC_CMD_PROXY_COMPLETE_IN_STATUS_OFST 4
8567 #define MC_CMD_PROXY_COMPLETE_IN_STATUS_LEN 4
8568 /* enum: The operation has been completed by using MC_CMD_PROXY_CMD, the reply
8569  * is stored in the REPLY_BUFF.
8570  */
8571 #define MC_CMD_PROXY_COMPLETE_IN_COMPLETE 0x0
8572 /* enum: The operation has been authorized. The originating function may now
8573  * try again.
8574  */
8575 #define MC_CMD_PROXY_COMPLETE_IN_AUTHORIZED 0x1
8576 /* enum: The operation has been declined. */
8577 #define MC_CMD_PROXY_COMPLETE_IN_DECLINED 0x2
8578 /* enum: The authorization failed because the relevant application did not
8579  * respond in time.
8580  */
8581 #define MC_CMD_PROXY_COMPLETE_IN_TIMEDOUT 0x3
8582 #define MC_CMD_PROXY_COMPLETE_IN_HANDLE_OFST 8
8583 #define MC_CMD_PROXY_COMPLETE_IN_HANDLE_LEN 4
8584
8585 /* MC_CMD_PROXY_COMPLETE_OUT msgresponse */
8586 #define MC_CMD_PROXY_COMPLETE_OUT_LEN 0
8587
8588
8589 /***********************************/
8590 /* MC_CMD_ALLOC_BUFTBL_CHUNK
8591  * Allocate a set of buffer table entries using the specified owner ID. This
8592  * operation allocates the required buffer table entries (and fails if it
8593  * cannot do so). The buffer table entries will initially be zeroed.
8594  */
8595 #define MC_CMD_ALLOC_BUFTBL_CHUNK 0x87
8596 #undef  MC_CMD_0x87_PRIVILEGE_CTG
8597
8598 #define MC_CMD_0x87_PRIVILEGE_CTG SRIOV_CTG_ONLOAD
8599
8600 /* MC_CMD_ALLOC_BUFTBL_CHUNK_IN msgrequest */
8601 #define MC_CMD_ALLOC_BUFTBL_CHUNK_IN_LEN 8
8602 /* Owner ID to use */
8603 #define MC_CMD_ALLOC_BUFTBL_CHUNK_IN_OWNER_OFST 0
8604 #define MC_CMD_ALLOC_BUFTBL_CHUNK_IN_OWNER_LEN 4
8605 /* Size of buffer table pages to use, in bytes (note that only a few values are
8606  * legal on any specific hardware).
8607  */
8608 #define MC_CMD_ALLOC_BUFTBL_CHUNK_IN_PAGE_SIZE_OFST 4
8609 #define MC_CMD_ALLOC_BUFTBL_CHUNK_IN_PAGE_SIZE_LEN 4
8610
8611 /* MC_CMD_ALLOC_BUFTBL_CHUNK_OUT msgresponse */
8612 #define MC_CMD_ALLOC_BUFTBL_CHUNK_OUT_LEN 12
8613 #define MC_CMD_ALLOC_BUFTBL_CHUNK_OUT_HANDLE_OFST 0
8614 #define MC_CMD_ALLOC_BUFTBL_CHUNK_OUT_HANDLE_LEN 4
8615 #define MC_CMD_ALLOC_BUFTBL_CHUNK_OUT_NUMENTRIES_OFST 4
8616 #define MC_CMD_ALLOC_BUFTBL_CHUNK_OUT_NUMENTRIES_LEN 4
8617 /* Buffer table IDs for use in DMA descriptors. */
8618 #define MC_CMD_ALLOC_BUFTBL_CHUNK_OUT_ID_OFST 8
8619 #define MC_CMD_ALLOC_BUFTBL_CHUNK_OUT_ID_LEN 4
8620
8621
8622 /***********************************/
8623 /* MC_CMD_PROGRAM_BUFTBL_ENTRIES
8624  * Reprogram a set of buffer table entries in the specified chunk.
8625  */
8626 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES 0x88
8627 #undef  MC_CMD_0x88_PRIVILEGE_CTG
8628
8629 #define MC_CMD_0x88_PRIVILEGE_CTG SRIOV_CTG_ONLOAD
8630
8631 /* MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN msgrequest */
8632 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_LENMIN 20
8633 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_LENMAX 268
8634 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_LENMAX_MCDI2 268
8635 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_LEN(num) (12+8*(num))
8636 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_HANDLE_OFST 0
8637 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_HANDLE_LEN 4
8638 /* ID */
8639 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_FIRSTID_OFST 4
8640 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_FIRSTID_LEN 4
8641 /* Num entries */
8642 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_NUMENTRIES_OFST 8
8643 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_NUMENTRIES_LEN 4
8644 /* Buffer table entry address */
8645 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_ENTRY_OFST 12
8646 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_ENTRY_LEN 8
8647 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_ENTRY_LO_OFST 12
8648 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_ENTRY_HI_OFST 16
8649 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_ENTRY_MINNUM 1
8650 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_ENTRY_MAXNUM 32
8651 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_ENTRY_MAXNUM_MCDI2 32
8652
8653 /* MC_CMD_PROGRAM_BUFTBL_ENTRIES_OUT msgresponse */
8654 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_OUT_LEN 0
8655
8656
8657 /***********************************/
8658 /* MC_CMD_FREE_BUFTBL_CHUNK
8659  */
8660 #define MC_CMD_FREE_BUFTBL_CHUNK 0x89
8661 #undef  MC_CMD_0x89_PRIVILEGE_CTG
8662
8663 #define MC_CMD_0x89_PRIVILEGE_CTG SRIOV_CTG_ONLOAD
8664
8665 /* MC_CMD_FREE_BUFTBL_CHUNK_IN msgrequest */
8666 #define MC_CMD_FREE_BUFTBL_CHUNK_IN_LEN 4
8667 #define MC_CMD_FREE_BUFTBL_CHUNK_IN_HANDLE_OFST 0
8668 #define MC_CMD_FREE_BUFTBL_CHUNK_IN_HANDLE_LEN 4
8669
8670 /* MC_CMD_FREE_BUFTBL_CHUNK_OUT msgresponse */
8671 #define MC_CMD_FREE_BUFTBL_CHUNK_OUT_LEN 0
8672
8673
8674 /***********************************/
8675 /* MC_CMD_FILTER_OP
8676  * Multiplexed MCDI call for filter operations
8677  */
8678 #define MC_CMD_FILTER_OP 0x8a
8679 #undef  MC_CMD_0x8a_PRIVILEGE_CTG
8680
8681 #define MC_CMD_0x8a_PRIVILEGE_CTG SRIOV_CTG_GENERAL
8682
8683 /* MC_CMD_FILTER_OP_IN msgrequest */
8684 #define MC_CMD_FILTER_OP_IN_LEN 108
8685 /* identifies the type of operation requested */
8686 #define MC_CMD_FILTER_OP_IN_OP_OFST 0
8687 #define MC_CMD_FILTER_OP_IN_OP_LEN 4
8688 /* enum: single-recipient filter insert */
8689 #define MC_CMD_FILTER_OP_IN_OP_INSERT 0x0
8690 /* enum: single-recipient filter remove */
8691 #define MC_CMD_FILTER_OP_IN_OP_REMOVE 0x1
8692 /* enum: multi-recipient filter subscribe */
8693 #define MC_CMD_FILTER_OP_IN_OP_SUBSCRIBE 0x2
8694 /* enum: multi-recipient filter unsubscribe */
8695 #define MC_CMD_FILTER_OP_IN_OP_UNSUBSCRIBE 0x3
8696 /* enum: replace one recipient with another (warning - the filter handle may
8697  * change)
8698  */
8699 #define MC_CMD_FILTER_OP_IN_OP_REPLACE 0x4
8700 /* filter handle (for remove / unsubscribe operations) */
8701 #define MC_CMD_FILTER_OP_IN_HANDLE_OFST 4
8702 #define MC_CMD_FILTER_OP_IN_HANDLE_LEN 8
8703 #define MC_CMD_FILTER_OP_IN_HANDLE_LO_OFST 4
8704 #define MC_CMD_FILTER_OP_IN_HANDLE_HI_OFST 8
8705 /* The port ID associated with the v-adaptor which should contain this filter.
8706  */
8707 #define MC_CMD_FILTER_OP_IN_PORT_ID_OFST 12
8708 #define MC_CMD_FILTER_OP_IN_PORT_ID_LEN 4
8709 /* fields to include in match criteria */
8710 #define MC_CMD_FILTER_OP_IN_MATCH_FIELDS_OFST 16
8711 #define MC_CMD_FILTER_OP_IN_MATCH_FIELDS_LEN 4
8712 #define MC_CMD_FILTER_OP_IN_MATCH_SRC_IP_LBN 0
8713 #define MC_CMD_FILTER_OP_IN_MATCH_SRC_IP_WIDTH 1
8714 #define MC_CMD_FILTER_OP_IN_MATCH_DST_IP_LBN 1
8715 #define MC_CMD_FILTER_OP_IN_MATCH_DST_IP_WIDTH 1
8716 #define MC_CMD_FILTER_OP_IN_MATCH_SRC_MAC_LBN 2
8717 #define MC_CMD_FILTER_OP_IN_MATCH_SRC_MAC_WIDTH 1
8718 #define MC_CMD_FILTER_OP_IN_MATCH_SRC_PORT_LBN 3
8719 #define MC_CMD_FILTER_OP_IN_MATCH_SRC_PORT_WIDTH 1
8720 #define MC_CMD_FILTER_OP_IN_MATCH_DST_MAC_LBN 4
8721 #define MC_CMD_FILTER_OP_IN_MATCH_DST_MAC_WIDTH 1
8722 #define MC_CMD_FILTER_OP_IN_MATCH_DST_PORT_LBN 5
8723 #define MC_CMD_FILTER_OP_IN_MATCH_DST_PORT_WIDTH 1
8724 #define MC_CMD_FILTER_OP_IN_MATCH_ETHER_TYPE_LBN 6
8725 #define MC_CMD_FILTER_OP_IN_MATCH_ETHER_TYPE_WIDTH 1
8726 #define MC_CMD_FILTER_OP_IN_MATCH_INNER_VLAN_LBN 7
8727 #define MC_CMD_FILTER_OP_IN_MATCH_INNER_VLAN_WIDTH 1
8728 #define MC_CMD_FILTER_OP_IN_MATCH_OUTER_VLAN_LBN 8
8729 #define MC_CMD_FILTER_OP_IN_MATCH_OUTER_VLAN_WIDTH 1
8730 #define MC_CMD_FILTER_OP_IN_MATCH_IP_PROTO_LBN 9
8731 #define MC_CMD_FILTER_OP_IN_MATCH_IP_PROTO_WIDTH 1
8732 #define MC_CMD_FILTER_OP_IN_MATCH_FWDEF0_LBN 10
8733 #define MC_CMD_FILTER_OP_IN_MATCH_FWDEF0_WIDTH 1
8734 #define MC_CMD_FILTER_OP_IN_MATCH_FWDEF1_LBN 11
8735 #define MC_CMD_FILTER_OP_IN_MATCH_FWDEF1_WIDTH 1
8736 #define MC_CMD_FILTER_OP_IN_MATCH_UNKNOWN_MCAST_DST_LBN 30
8737 #define MC_CMD_FILTER_OP_IN_MATCH_UNKNOWN_MCAST_DST_WIDTH 1
8738 #define MC_CMD_FILTER_OP_IN_MATCH_UNKNOWN_UCAST_DST_LBN 31
8739 #define MC_CMD_FILTER_OP_IN_MATCH_UNKNOWN_UCAST_DST_WIDTH 1
8740 /* receive destination */
8741 #define MC_CMD_FILTER_OP_IN_RX_DEST_OFST 20
8742 #define MC_CMD_FILTER_OP_IN_RX_DEST_LEN 4
8743 /* enum: drop packets */
8744 #define MC_CMD_FILTER_OP_IN_RX_DEST_DROP 0x0
8745 /* enum: receive to host */
8746 #define MC_CMD_FILTER_OP_IN_RX_DEST_HOST 0x1
8747 /* enum: receive to MC */
8748 #define MC_CMD_FILTER_OP_IN_RX_DEST_MC 0x2
8749 /* enum: loop back to TXDP 0 */
8750 #define MC_CMD_FILTER_OP_IN_RX_DEST_TX0 0x3
8751 /* enum: loop back to TXDP 1 */
8752 #define MC_CMD_FILTER_OP_IN_RX_DEST_TX1 0x4
8753 /* receive queue handle (for multiple queue modes, this is the base queue) */
8754 #define MC_CMD_FILTER_OP_IN_RX_QUEUE_OFST 24
8755 #define MC_CMD_FILTER_OP_IN_RX_QUEUE_LEN 4
8756 /* receive mode */
8757 #define MC_CMD_FILTER_OP_IN_RX_MODE_OFST 28
8758 #define MC_CMD_FILTER_OP_IN_RX_MODE_LEN 4
8759 /* enum: receive to just the specified queue */
8760 #define MC_CMD_FILTER_OP_IN_RX_MODE_SIMPLE 0x0
8761 /* enum: receive to multiple queues using RSS context */
8762 #define MC_CMD_FILTER_OP_IN_RX_MODE_RSS 0x1
8763 /* enum: receive to multiple queues using .1p mapping */
8764 #define MC_CMD_FILTER_OP_IN_RX_MODE_DOT1P_MAPPING 0x2
8765 /* enum: install a filter entry that will never match; for test purposes only
8766  */
8767 #define MC_CMD_FILTER_OP_IN_RX_MODE_TEST_NEVER_MATCH 0x80000000
8768 /* RSS context (for RX_MODE_RSS) or .1p mapping handle (for
8769  * RX_MODE_DOT1P_MAPPING), as returned by MC_CMD_RSS_CONTEXT_ALLOC or
8770  * MC_CMD_DOT1P_MAPPING_ALLOC.
8771  */
8772 #define MC_CMD_FILTER_OP_IN_RX_CONTEXT_OFST 32
8773 #define MC_CMD_FILTER_OP_IN_RX_CONTEXT_LEN 4
8774 /* transmit domain (reserved; set to 0) */
8775 #define MC_CMD_FILTER_OP_IN_TX_DOMAIN_OFST 36
8776 #define MC_CMD_FILTER_OP_IN_TX_DOMAIN_LEN 4
8777 /* transmit destination (either set the MAC and/or PM bits for explicit
8778  * control, or set this field to TX_DEST_DEFAULT for sensible default
8779  * behaviour)
8780  */
8781 #define MC_CMD_FILTER_OP_IN_TX_DEST_OFST 40
8782 #define MC_CMD_FILTER_OP_IN_TX_DEST_LEN 4
8783 /* enum: request default behaviour (based on filter type) */
8784 #define MC_CMD_FILTER_OP_IN_TX_DEST_DEFAULT 0xffffffff
8785 #define MC_CMD_FILTER_OP_IN_TX_DEST_MAC_LBN 0
8786 #define MC_CMD_FILTER_OP_IN_TX_DEST_MAC_WIDTH 1
8787 #define MC_CMD_FILTER_OP_IN_TX_DEST_PM_LBN 1
8788 #define MC_CMD_FILTER_OP_IN_TX_DEST_PM_WIDTH 1
8789 /* source MAC address to match (as bytes in network order) */
8790 #define MC_CMD_FILTER_OP_IN_SRC_MAC_OFST 44
8791 #define MC_CMD_FILTER_OP_IN_SRC_MAC_LEN 6
8792 /* source port to match (as bytes in network order) */
8793 #define MC_CMD_FILTER_OP_IN_SRC_PORT_OFST 50
8794 #define MC_CMD_FILTER_OP_IN_SRC_PORT_LEN 2
8795 /* destination MAC address to match (as bytes in network order) */
8796 #define MC_CMD_FILTER_OP_IN_DST_MAC_OFST 52
8797 #define MC_CMD_FILTER_OP_IN_DST_MAC_LEN 6
8798 /* destination port to match (as bytes in network order) */
8799 #define MC_CMD_FILTER_OP_IN_DST_PORT_OFST 58
8800 #define MC_CMD_FILTER_OP_IN_DST_PORT_LEN 2
8801 /* Ethernet type to match (as bytes in network order) */
8802 #define MC_CMD_FILTER_OP_IN_ETHER_TYPE_OFST 60
8803 #define MC_CMD_FILTER_OP_IN_ETHER_TYPE_LEN 2
8804 /* Inner VLAN tag to match (as bytes in network order) */
8805 #define MC_CMD_FILTER_OP_IN_INNER_VLAN_OFST 62
8806 #define MC_CMD_FILTER_OP_IN_INNER_VLAN_LEN 2
8807 /* Outer VLAN tag to match (as bytes in network order) */
8808 #define MC_CMD_FILTER_OP_IN_OUTER_VLAN_OFST 64
8809 #define MC_CMD_FILTER_OP_IN_OUTER_VLAN_LEN 2
8810 /* IP protocol to match (in low byte; set high byte to 0) */
8811 #define MC_CMD_FILTER_OP_IN_IP_PROTO_OFST 66
8812 #define MC_CMD_FILTER_OP_IN_IP_PROTO_LEN 2
8813 /* Firmware defined register 0 to match (reserved; set to 0) */
8814 #define MC_CMD_FILTER_OP_IN_FWDEF0_OFST 68
8815 #define MC_CMD_FILTER_OP_IN_FWDEF0_LEN 4
8816 /* Firmware defined register 1 to match (reserved; set to 0) */
8817 #define MC_CMD_FILTER_OP_IN_FWDEF1_OFST 72
8818 #define MC_CMD_FILTER_OP_IN_FWDEF1_LEN 4
8819 /* source IP address to match (as bytes in network order; set last 12 bytes to
8820  * 0 for IPv4 address)
8821  */
8822 #define MC_CMD_FILTER_OP_IN_SRC_IP_OFST 76
8823 #define MC_CMD_FILTER_OP_IN_SRC_IP_LEN 16
8824 /* destination IP address to match (as bytes in network order; set last 12
8825  * bytes to 0 for IPv4 address)
8826  */
8827 #define MC_CMD_FILTER_OP_IN_DST_IP_OFST 92
8828 #define MC_CMD_FILTER_OP_IN_DST_IP_LEN 16
8829
8830 /* MC_CMD_FILTER_OP_EXT_IN msgrequest: Extension to MC_CMD_FILTER_OP_IN to
8831  * include handling of VXLAN/NVGRE encapsulated frame filtering (which is
8832  * supported on Medford only).
8833  */
8834 #define MC_CMD_FILTER_OP_EXT_IN_LEN 172
8835 /* identifies the type of operation requested */
8836 #define MC_CMD_FILTER_OP_EXT_IN_OP_OFST 0
8837 #define MC_CMD_FILTER_OP_EXT_IN_OP_LEN 4
8838 /*            Enum values, see field(s): */
8839 /*               MC_CMD_FILTER_OP_IN/OP */
8840 /* filter handle (for remove / unsubscribe operations) */
8841 #define MC_CMD_FILTER_OP_EXT_IN_HANDLE_OFST 4
8842 #define MC_CMD_FILTER_OP_EXT_IN_HANDLE_LEN 8
8843 #define MC_CMD_FILTER_OP_EXT_IN_HANDLE_LO_OFST 4
8844 #define MC_CMD_FILTER_OP_EXT_IN_HANDLE_HI_OFST 8
8845 /* The port ID associated with the v-adaptor which should contain this filter.
8846  */
8847 #define MC_CMD_FILTER_OP_EXT_IN_PORT_ID_OFST 12
8848 #define MC_CMD_FILTER_OP_EXT_IN_PORT_ID_LEN 4
8849 /* fields to include in match criteria */
8850 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_FIELDS_OFST 16
8851 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_FIELDS_LEN 4
8852 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_SRC_IP_LBN 0
8853 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_SRC_IP_WIDTH 1
8854 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_DST_IP_LBN 1
8855 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_DST_IP_WIDTH 1
8856 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_SRC_MAC_LBN 2
8857 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_SRC_MAC_WIDTH 1
8858 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_SRC_PORT_LBN 3
8859 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_SRC_PORT_WIDTH 1
8860 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_DST_MAC_LBN 4
8861 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_DST_MAC_WIDTH 1
8862 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_DST_PORT_LBN 5
8863 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_DST_PORT_WIDTH 1
8864 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_ETHER_TYPE_LBN 6
8865 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_ETHER_TYPE_WIDTH 1
8866 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_INNER_VLAN_LBN 7
8867 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_INNER_VLAN_WIDTH 1
8868 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_OUTER_VLAN_LBN 8
8869 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_OUTER_VLAN_WIDTH 1
8870 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IP_PROTO_LBN 9
8871 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IP_PROTO_WIDTH 1
8872 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_FWDEF0_LBN 10
8873 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_FWDEF0_WIDTH 1
8874 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_VNI_OR_VSID_LBN 11
8875 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_VNI_OR_VSID_WIDTH 1
8876 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_SRC_IP_LBN 12
8877 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_SRC_IP_WIDTH 1
8878 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_DST_IP_LBN 13
8879 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_DST_IP_WIDTH 1
8880 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_SRC_MAC_LBN 14
8881 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_SRC_MAC_WIDTH 1
8882 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_SRC_PORT_LBN 15
8883 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_SRC_PORT_WIDTH 1
8884 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_DST_MAC_LBN 16
8885 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_DST_MAC_WIDTH 1
8886 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_DST_PORT_LBN 17
8887 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_DST_PORT_WIDTH 1
8888 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_ETHER_TYPE_LBN 18
8889 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_ETHER_TYPE_WIDTH 1
8890 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_INNER_VLAN_LBN 19
8891 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_INNER_VLAN_WIDTH 1
8892 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_OUTER_VLAN_LBN 20
8893 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_OUTER_VLAN_WIDTH 1
8894 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_IP_PROTO_LBN 21
8895 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_IP_PROTO_WIDTH 1
8896 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_FWDEF0_LBN 22
8897 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_FWDEF0_WIDTH 1
8898 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_FWDEF1_LBN 23
8899 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_FWDEF1_WIDTH 1
8900 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_UNKNOWN_MCAST_DST_LBN 24
8901 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_UNKNOWN_MCAST_DST_WIDTH 1
8902 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_UNKNOWN_UCAST_DST_LBN 25
8903 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_UNKNOWN_UCAST_DST_WIDTH 1
8904 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_UNKNOWN_MCAST_DST_LBN 30
8905 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_UNKNOWN_MCAST_DST_WIDTH 1
8906 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_UNKNOWN_UCAST_DST_LBN 31
8907 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_UNKNOWN_UCAST_DST_WIDTH 1
8908 /* receive destination */
8909 #define MC_CMD_FILTER_OP_EXT_IN_RX_DEST_OFST 20
8910 #define MC_CMD_FILTER_OP_EXT_IN_RX_DEST_LEN 4
8911 /* enum: drop packets */
8912 #define MC_CMD_FILTER_OP_EXT_IN_RX_DEST_DROP 0x0
8913 /* enum: receive to host */
8914 #define MC_CMD_FILTER_OP_EXT_IN_RX_DEST_HOST 0x1
8915 /* enum: receive to MC */
8916 #define MC_CMD_FILTER_OP_EXT_IN_RX_DEST_MC 0x2
8917 /* enum: loop back to TXDP 0 */
8918 #define MC_CMD_FILTER_OP_EXT_IN_RX_DEST_TX0 0x3
8919 /* enum: loop back to TXDP 1 */
8920 #define MC_CMD_FILTER_OP_EXT_IN_RX_DEST_TX1 0x4
8921 /* receive queue handle (for multiple queue modes, this is the base queue) */
8922 #define MC_CMD_FILTER_OP_EXT_IN_RX_QUEUE_OFST 24
8923 #define MC_CMD_FILTER_OP_EXT_IN_RX_QUEUE_LEN 4
8924 /* receive mode */
8925 #define MC_CMD_FILTER_OP_EXT_IN_RX_MODE_OFST 28
8926 #define MC_CMD_FILTER_OP_EXT_IN_RX_MODE_LEN 4
8927 /* enum: receive to just the specified queue */
8928 #define MC_CMD_FILTER_OP_EXT_IN_RX_MODE_SIMPLE 0x0
8929 /* enum: receive to multiple queues using RSS context */
8930 #define MC_CMD_FILTER_OP_EXT_IN_RX_MODE_RSS 0x1
8931 /* enum: receive to multiple queues using .1p mapping */
8932 #define MC_CMD_FILTER_OP_EXT_IN_RX_MODE_DOT1P_MAPPING 0x2
8933 /* enum: install a filter entry that will never match; for test purposes only
8934  */
8935 #define MC_CMD_FILTER_OP_EXT_IN_RX_MODE_TEST_NEVER_MATCH 0x80000000
8936 /* RSS context (for RX_MODE_RSS) or .1p mapping handle (for
8937  * RX_MODE_DOT1P_MAPPING), as returned by MC_CMD_RSS_CONTEXT_ALLOC or
8938  * MC_CMD_DOT1P_MAPPING_ALLOC.
8939  */
8940 #define MC_CMD_FILTER_OP_EXT_IN_RX_CONTEXT_OFST 32
8941 #define MC_CMD_FILTER_OP_EXT_IN_RX_CONTEXT_LEN 4
8942 /* transmit domain (reserved; set to 0) */
8943 #define MC_CMD_FILTER_OP_EXT_IN_TX_DOMAIN_OFST 36
8944 #define MC_CMD_FILTER_OP_EXT_IN_TX_DOMAIN_LEN 4
8945 /* transmit destination (either set the MAC and/or PM bits for explicit
8946  * control, or set this field to TX_DEST_DEFAULT for sensible default
8947  * behaviour)
8948  */
8949 #define MC_CMD_FILTER_OP_EXT_IN_TX_DEST_OFST 40
8950 #define MC_CMD_FILTER_OP_EXT_IN_TX_DEST_LEN 4
8951 /* enum: request default behaviour (based on filter type) */
8952 #define MC_CMD_FILTER_OP_EXT_IN_TX_DEST_DEFAULT 0xffffffff
8953 #define MC_CMD_FILTER_OP_EXT_IN_TX_DEST_MAC_LBN 0
8954 #define MC_CMD_FILTER_OP_EXT_IN_TX_DEST_MAC_WIDTH 1
8955 #define MC_CMD_FILTER_OP_EXT_IN_TX_DEST_PM_LBN 1
8956 #define MC_CMD_FILTER_OP_EXT_IN_TX_DEST_PM_WIDTH 1
8957 /* source MAC address to match (as bytes in network order) */
8958 #define MC_CMD_FILTER_OP_EXT_IN_SRC_MAC_OFST 44
8959 #define MC_CMD_FILTER_OP_EXT_IN_SRC_MAC_LEN 6
8960 /* source port to match (as bytes in network order) */
8961 #define MC_CMD_FILTER_OP_EXT_IN_SRC_PORT_OFST 50
8962 #define MC_CMD_FILTER_OP_EXT_IN_SRC_PORT_LEN 2
8963 /* destination MAC address to match (as bytes in network order) */
8964 #define MC_CMD_FILTER_OP_EXT_IN_DST_MAC_OFST 52
8965 #define MC_CMD_FILTER_OP_EXT_IN_DST_MAC_LEN 6
8966 /* destination port to match (as bytes in network order) */
8967 #define MC_CMD_FILTER_OP_EXT_IN_DST_PORT_OFST 58
8968 #define MC_CMD_FILTER_OP_EXT_IN_DST_PORT_LEN 2
8969 /* Ethernet type to match (as bytes in network order) */
8970 #define MC_CMD_FILTER_OP_EXT_IN_ETHER_TYPE_OFST 60
8971 #define MC_CMD_FILTER_OP_EXT_IN_ETHER_TYPE_LEN 2
8972 /* Inner VLAN tag to match (as bytes in network order) */
8973 #define MC_CMD_FILTER_OP_EXT_IN_INNER_VLAN_OFST 62
8974 #define MC_CMD_FILTER_OP_EXT_IN_INNER_VLAN_LEN 2
8975 /* Outer VLAN tag to match (as bytes in network order) */
8976 #define MC_CMD_FILTER_OP_EXT_IN_OUTER_VLAN_OFST 64
8977 #define MC_CMD_FILTER_OP_EXT_IN_OUTER_VLAN_LEN 2
8978 /* IP protocol to match (in low byte; set high byte to 0) */
8979 #define MC_CMD_FILTER_OP_EXT_IN_IP_PROTO_OFST 66
8980 #define MC_CMD_FILTER_OP_EXT_IN_IP_PROTO_LEN 2
8981 /* Firmware defined register 0 to match (reserved; set to 0) */
8982 #define MC_CMD_FILTER_OP_EXT_IN_FWDEF0_OFST 68
8983 #define MC_CMD_FILTER_OP_EXT_IN_FWDEF0_LEN 4
8984 /* VNI (for VXLAN/Geneve, when IP protocol is UDP) or VSID (for NVGRE, when IP
8985  * protocol is GRE) to match (as bytes in network order; set last byte to 0 for
8986  * VXLAN/NVGRE, or 1 for Geneve)
8987  */
8988 #define MC_CMD_FILTER_OP_EXT_IN_VNI_OR_VSID_OFST 72
8989 #define MC_CMD_FILTER_OP_EXT_IN_VNI_OR_VSID_LEN 4
8990 #define MC_CMD_FILTER_OP_EXT_IN_VNI_VALUE_LBN 0
8991 #define MC_CMD_FILTER_OP_EXT_IN_VNI_VALUE_WIDTH 24
8992 #define MC_CMD_FILTER_OP_EXT_IN_VNI_TYPE_LBN 24
8993 #define MC_CMD_FILTER_OP_EXT_IN_VNI_TYPE_WIDTH 8
8994 /* enum: Match VXLAN traffic with this VNI */
8995 #define MC_CMD_FILTER_OP_EXT_IN_VNI_TYPE_VXLAN 0x0
8996 /* enum: Match Geneve traffic with this VNI */
8997 #define MC_CMD_FILTER_OP_EXT_IN_VNI_TYPE_GENEVE 0x1
8998 /* enum: Reserved for experimental development use */
8999 #define MC_CMD_FILTER_OP_EXT_IN_VNI_TYPE_EXPERIMENTAL 0xfe
9000 #define MC_CMD_FILTER_OP_EXT_IN_VSID_VALUE_LBN 0
9001 #define MC_CMD_FILTER_OP_EXT_IN_VSID_VALUE_WIDTH 24
9002 #define MC_CMD_FILTER_OP_EXT_IN_VSID_TYPE_LBN 24
9003 #define MC_CMD_FILTER_OP_EXT_IN_VSID_TYPE_WIDTH 8
9004 /* enum: Match NVGRE traffic with this VSID */
9005 #define MC_CMD_FILTER_OP_EXT_IN_VSID_TYPE_NVGRE 0x0
9006 /* source IP address to match (as bytes in network order; set last 12 bytes to
9007  * 0 for IPv4 address)
9008  */
9009 #define MC_CMD_FILTER_OP_EXT_IN_SRC_IP_OFST 76
9010 #define MC_CMD_FILTER_OP_EXT_IN_SRC_IP_LEN 16
9011 /* destination IP address to match (as bytes in network order; set last 12
9012  * bytes to 0 for IPv4 address)
9013  */
9014 #define MC_CMD_FILTER_OP_EXT_IN_DST_IP_OFST 92
9015 #define MC_CMD_FILTER_OP_EXT_IN_DST_IP_LEN 16
9016 /* VXLAN/NVGRE inner frame source MAC address to match (as bytes in network
9017  * order)
9018  */
9019 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_SRC_MAC_OFST 108
9020 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_SRC_MAC_LEN 6
9021 /* VXLAN/NVGRE inner frame source port to match (as bytes in network order) */
9022 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_SRC_PORT_OFST 114
9023 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_SRC_PORT_LEN 2
9024 /* VXLAN/NVGRE inner frame destination MAC address to match (as bytes in
9025  * network order)
9026  */
9027 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_DST_MAC_OFST 116
9028 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_DST_MAC_LEN 6
9029 /* VXLAN/NVGRE inner frame destination port to match (as bytes in network
9030  * order)
9031  */
9032 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_DST_PORT_OFST 122
9033 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_DST_PORT_LEN 2
9034 /* VXLAN/NVGRE inner frame Ethernet type to match (as bytes in network order)
9035  */
9036 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_ETHER_TYPE_OFST 124
9037 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_ETHER_TYPE_LEN 2
9038 /* VXLAN/NVGRE inner frame Inner VLAN tag to match (as bytes in network order)
9039  */
9040 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_INNER_VLAN_OFST 126
9041 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_INNER_VLAN_LEN 2
9042 /* VXLAN/NVGRE inner frame Outer VLAN tag to match (as bytes in network order)
9043  */
9044 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_OUTER_VLAN_OFST 128
9045 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_OUTER_VLAN_LEN 2
9046 /* VXLAN/NVGRE inner frame IP protocol to match (in low byte; set high byte to
9047  * 0)
9048  */
9049 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_IP_PROTO_OFST 130
9050 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_IP_PROTO_LEN 2
9051 /* VXLAN/NVGRE inner frame Firmware defined register 0 to match (reserved; set
9052  * to 0)
9053  */
9054 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_FWDEF0_OFST 132
9055 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_FWDEF0_LEN 4
9056 /* VXLAN/NVGRE inner frame Firmware defined register 1 to match (reserved; set
9057  * to 0)
9058  */
9059 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_FWDEF1_OFST 136
9060 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_FWDEF1_LEN 4
9061 /* VXLAN/NVGRE inner frame source IP address to match (as bytes in network
9062  * order; set last 12 bytes to 0 for IPv4 address)
9063  */
9064 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_SRC_IP_OFST 140
9065 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_SRC_IP_LEN 16
9066 /* VXLAN/NVGRE inner frame destination IP address to match (as bytes in network
9067  * order; set last 12 bytes to 0 for IPv4 address)
9068  */
9069 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_DST_IP_OFST 156
9070 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_DST_IP_LEN 16
9071
9072 /* MC_CMD_FILTER_OP_V3_IN msgrequest: FILTER_OP extension to support additional
9073  * filter actions for Intel's DPDK (Data Plane Development Kit, dpdk.org) via
9074  * its rte_flow API. This extension is only useful with the sfc_efx driver
9075  * included as part of DPDK, used in conjunction with the dpdk datapath
9076  * firmware variant.
9077  */
9078 #define MC_CMD_FILTER_OP_V3_IN_LEN 180
9079 /* identifies the type of operation requested */
9080 #define MC_CMD_FILTER_OP_V3_IN_OP_OFST 0
9081 #define MC_CMD_FILTER_OP_V3_IN_OP_LEN 4
9082 /*            Enum values, see field(s): */
9083 /*               MC_CMD_FILTER_OP_IN/OP */
9084 /* filter handle (for remove / unsubscribe operations) */
9085 #define MC_CMD_FILTER_OP_V3_IN_HANDLE_OFST 4
9086 #define MC_CMD_FILTER_OP_V3_IN_HANDLE_LEN 8
9087 #define MC_CMD_FILTER_OP_V3_IN_HANDLE_LO_OFST 4
9088 #define MC_CMD_FILTER_OP_V3_IN_HANDLE_HI_OFST 8
9089 /* The port ID associated with the v-adaptor which should contain this filter.
9090  */
9091 #define MC_CMD_FILTER_OP_V3_IN_PORT_ID_OFST 12
9092 #define MC_CMD_FILTER_OP_V3_IN_PORT_ID_LEN 4
9093 /* fields to include in match criteria */
9094 #define MC_CMD_FILTER_OP_V3_IN_MATCH_FIELDS_OFST 16
9095 #define MC_CMD_FILTER_OP_V3_IN_MATCH_FIELDS_LEN 4
9096 #define MC_CMD_FILTER_OP_V3_IN_MATCH_SRC_IP_LBN 0
9097 #define MC_CMD_FILTER_OP_V3_IN_MATCH_SRC_IP_WIDTH 1
9098 #define MC_CMD_FILTER_OP_V3_IN_MATCH_DST_IP_LBN 1
9099 #define MC_CMD_FILTER_OP_V3_IN_MATCH_DST_IP_WIDTH 1
9100 #define MC_CMD_FILTER_OP_V3_IN_MATCH_SRC_MAC_LBN 2
9101 #define MC_CMD_FILTER_OP_V3_IN_MATCH_SRC_MAC_WIDTH 1
9102 #define MC_CMD_FILTER_OP_V3_IN_MATCH_SRC_PORT_LBN 3
9103 #define MC_CMD_FILTER_OP_V3_IN_MATCH_SRC_PORT_WIDTH 1
9104 #define MC_CMD_FILTER_OP_V3_IN_MATCH_DST_MAC_LBN 4
9105 #define MC_CMD_FILTER_OP_V3_IN_MATCH_DST_MAC_WIDTH 1
9106 #define MC_CMD_FILTER_OP_V3_IN_MATCH_DST_PORT_LBN 5
9107 #define MC_CMD_FILTER_OP_V3_IN_MATCH_DST_PORT_WIDTH 1
9108 #define MC_CMD_FILTER_OP_V3_IN_MATCH_ETHER_TYPE_LBN 6
9109 #define MC_CMD_FILTER_OP_V3_IN_MATCH_ETHER_TYPE_WIDTH 1
9110 #define MC_CMD_FILTER_OP_V3_IN_MATCH_INNER_VLAN_LBN 7
9111 #define MC_CMD_FILTER_OP_V3_IN_MATCH_INNER_VLAN_WIDTH 1
9112 #define MC_CMD_FILTER_OP_V3_IN_MATCH_OUTER_VLAN_LBN 8
9113 #define MC_CMD_FILTER_OP_V3_IN_MATCH_OUTER_VLAN_WIDTH 1
9114 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IP_PROTO_LBN 9
9115 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IP_PROTO_WIDTH 1
9116 #define MC_CMD_FILTER_OP_V3_IN_MATCH_FWDEF0_LBN 10
9117 #define MC_CMD_FILTER_OP_V3_IN_MATCH_FWDEF0_WIDTH 1
9118 #define MC_CMD_FILTER_OP_V3_IN_MATCH_VNI_OR_VSID_LBN 11
9119 #define MC_CMD_FILTER_OP_V3_IN_MATCH_VNI_OR_VSID_WIDTH 1
9120 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_SRC_IP_LBN 12
9121 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_SRC_IP_WIDTH 1
9122 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_DST_IP_LBN 13
9123 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_DST_IP_WIDTH 1
9124 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_SRC_MAC_LBN 14
9125 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_SRC_MAC_WIDTH 1
9126 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_SRC_PORT_LBN 15
9127 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_SRC_PORT_WIDTH 1
9128 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_DST_MAC_LBN 16
9129 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_DST_MAC_WIDTH 1
9130 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_DST_PORT_LBN 17
9131 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_DST_PORT_WIDTH 1
9132 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_ETHER_TYPE_LBN 18
9133 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_ETHER_TYPE_WIDTH 1
9134 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_INNER_VLAN_LBN 19
9135 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_INNER_VLAN_WIDTH 1
9136 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_OUTER_VLAN_LBN 20
9137 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_OUTER_VLAN_WIDTH 1
9138 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_IP_PROTO_LBN 21
9139 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_IP_PROTO_WIDTH 1
9140 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_FWDEF0_LBN 22
9141 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_FWDEF0_WIDTH 1
9142 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_FWDEF1_LBN 23
9143 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_FWDEF1_WIDTH 1
9144 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_UNKNOWN_MCAST_DST_LBN 24
9145 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_UNKNOWN_MCAST_DST_WIDTH 1
9146 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_UNKNOWN_UCAST_DST_LBN 25
9147 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_UNKNOWN_UCAST_DST_WIDTH 1
9148 #define MC_CMD_FILTER_OP_V3_IN_MATCH_UNKNOWN_MCAST_DST_LBN 30
9149 #define MC_CMD_FILTER_OP_V3_IN_MATCH_UNKNOWN_MCAST_DST_WIDTH 1
9150 #define MC_CMD_FILTER_OP_V3_IN_MATCH_UNKNOWN_UCAST_DST_LBN 31
9151 #define MC_CMD_FILTER_OP_V3_IN_MATCH_UNKNOWN_UCAST_DST_WIDTH 1
9152 /* receive destination */
9153 #define MC_CMD_FILTER_OP_V3_IN_RX_DEST_OFST 20
9154 #define MC_CMD_FILTER_OP_V3_IN_RX_DEST_LEN 4
9155 /* enum: drop packets */
9156 #define MC_CMD_FILTER_OP_V3_IN_RX_DEST_DROP 0x0
9157 /* enum: receive to host */
9158 #define MC_CMD_FILTER_OP_V3_IN_RX_DEST_HOST 0x1
9159 /* enum: receive to MC */
9160 #define MC_CMD_FILTER_OP_V3_IN_RX_DEST_MC 0x2
9161 /* enum: loop back to TXDP 0 */
9162 #define MC_CMD_FILTER_OP_V3_IN_RX_DEST_TX0 0x3
9163 /* enum: loop back to TXDP 1 */
9164 #define MC_CMD_FILTER_OP_V3_IN_RX_DEST_TX1 0x4
9165 /* receive queue handle (for multiple queue modes, this is the base queue) */
9166 #define MC_CMD_FILTER_OP_V3_IN_RX_QUEUE_OFST 24
9167 #define MC_CMD_FILTER_OP_V3_IN_RX_QUEUE_LEN 4
9168 /* receive mode */
9169 #define MC_CMD_FILTER_OP_V3_IN_RX_MODE_OFST 28
9170 #define MC_CMD_FILTER_OP_V3_IN_RX_MODE_LEN 4
9171 /* enum: receive to just the specified queue */
9172 #define MC_CMD_FILTER_OP_V3_IN_RX_MODE_SIMPLE 0x0
9173 /* enum: receive to multiple queues using RSS context */
9174 #define MC_CMD_FILTER_OP_V3_IN_RX_MODE_RSS 0x1
9175 /* enum: receive to multiple queues using .1p mapping */
9176 #define MC_CMD_FILTER_OP_V3_IN_RX_MODE_DOT1P_MAPPING 0x2
9177 /* enum: install a filter entry that will never match; for test purposes only
9178  */
9179 #define MC_CMD_FILTER_OP_V3_IN_RX_MODE_TEST_NEVER_MATCH 0x80000000
9180 /* RSS context (for RX_MODE_RSS) or .1p mapping handle (for
9181  * RX_MODE_DOT1P_MAPPING), as returned by MC_CMD_RSS_CONTEXT_ALLOC or
9182  * MC_CMD_DOT1P_MAPPING_ALLOC.
9183  */
9184 #define MC_CMD_FILTER_OP_V3_IN_RX_CONTEXT_OFST 32
9185 #define MC_CMD_FILTER_OP_V3_IN_RX_CONTEXT_LEN 4
9186 /* transmit domain (reserved; set to 0) */
9187 #define MC_CMD_FILTER_OP_V3_IN_TX_DOMAIN_OFST 36
9188 #define MC_CMD_FILTER_OP_V3_IN_TX_DOMAIN_LEN 4
9189 /* transmit destination (either set the MAC and/or PM bits for explicit
9190  * control, or set this field to TX_DEST_DEFAULT for sensible default
9191  * behaviour)
9192  */
9193 #define MC_CMD_FILTER_OP_V3_IN_TX_DEST_OFST 40
9194 #define MC_CMD_FILTER_OP_V3_IN_TX_DEST_LEN 4
9195 /* enum: request default behaviour (based on filter type) */
9196 #define MC_CMD_FILTER_OP_V3_IN_TX_DEST_DEFAULT 0xffffffff
9197 #define MC_CMD_FILTER_OP_V3_IN_TX_DEST_MAC_LBN 0
9198 #define MC_CMD_FILTER_OP_V3_IN_TX_DEST_MAC_WIDTH 1
9199 #define MC_CMD_FILTER_OP_V3_IN_TX_DEST_PM_LBN 1
9200 #define MC_CMD_FILTER_OP_V3_IN_TX_DEST_PM_WIDTH 1
9201 /* source MAC address to match (as bytes in network order) */
9202 #define MC_CMD_FILTER_OP_V3_IN_SRC_MAC_OFST 44
9203 #define MC_CMD_FILTER_OP_V3_IN_SRC_MAC_LEN 6
9204 /* source port to match (as bytes in network order) */
9205 #define MC_CMD_FILTER_OP_V3_IN_SRC_PORT_OFST 50
9206 #define MC_CMD_FILTER_OP_V3_IN_SRC_PORT_LEN 2
9207 /* destination MAC address to match (as bytes in network order) */
9208 #define MC_CMD_FILTER_OP_V3_IN_DST_MAC_OFST 52
9209 #define MC_CMD_FILTER_OP_V3_IN_DST_MAC_LEN 6
9210 /* destination port to match (as bytes in network order) */
9211 #define MC_CMD_FILTER_OP_V3_IN_DST_PORT_OFST 58
9212 #define MC_CMD_FILTER_OP_V3_IN_DST_PORT_LEN 2
9213 /* Ethernet type to match (as bytes in network order) */
9214 #define MC_CMD_FILTER_OP_V3_IN_ETHER_TYPE_OFST 60
9215 #define MC_CMD_FILTER_OP_V3_IN_ETHER_TYPE_LEN 2
9216 /* Inner VLAN tag to match (as bytes in network order) */
9217 #define MC_CMD_FILTER_OP_V3_IN_INNER_VLAN_OFST 62
9218 #define MC_CMD_FILTER_OP_V3_IN_INNER_VLAN_LEN 2
9219 /* Outer VLAN tag to match (as bytes in network order) */
9220 #define MC_CMD_FILTER_OP_V3_IN_OUTER_VLAN_OFST 64
9221 #define MC_CMD_FILTER_OP_V3_IN_OUTER_VLAN_LEN 2
9222 /* IP protocol to match (in low byte; set high byte to 0) */
9223 #define MC_CMD_FILTER_OP_V3_IN_IP_PROTO_OFST 66
9224 #define MC_CMD_FILTER_OP_V3_IN_IP_PROTO_LEN 2
9225 /* Firmware defined register 0 to match (reserved; set to 0) */
9226 #define MC_CMD_FILTER_OP_V3_IN_FWDEF0_OFST 68
9227 #define MC_CMD_FILTER_OP_V3_IN_FWDEF0_LEN 4
9228 /* VNI (for VXLAN/Geneve, when IP protocol is UDP) or VSID (for NVGRE, when IP
9229  * protocol is GRE) to match (as bytes in network order; set last byte to 0 for
9230  * VXLAN/NVGRE, or 1 for Geneve)
9231  */
9232 #define MC_CMD_FILTER_OP_V3_IN_VNI_OR_VSID_OFST 72
9233 #define MC_CMD_FILTER_OP_V3_IN_VNI_OR_VSID_LEN 4
9234 #define MC_CMD_FILTER_OP_V3_IN_VNI_VALUE_LBN 0
9235 #define MC_CMD_FILTER_OP_V3_IN_VNI_VALUE_WIDTH 24
9236 #define MC_CMD_FILTER_OP_V3_IN_VNI_TYPE_LBN 24
9237 #define MC_CMD_FILTER_OP_V3_IN_VNI_TYPE_WIDTH 8
9238 /* enum: Match VXLAN traffic with this VNI */
9239 #define MC_CMD_FILTER_OP_V3_IN_VNI_TYPE_VXLAN 0x0
9240 /* enum: Match Geneve traffic with this VNI */
9241 #define MC_CMD_FILTER_OP_V3_IN_VNI_TYPE_GENEVE 0x1
9242 /* enum: Reserved for experimental development use */
9243 #define MC_CMD_FILTER_OP_V3_IN_VNI_TYPE_EXPERIMENTAL 0xfe
9244 #define MC_CMD_FILTER_OP_V3_IN_VSID_VALUE_LBN 0
9245 #define MC_CMD_FILTER_OP_V3_IN_VSID_VALUE_WIDTH 24
9246 #define MC_CMD_FILTER_OP_V3_IN_VSID_TYPE_LBN 24
9247 #define MC_CMD_FILTER_OP_V3_IN_VSID_TYPE_WIDTH 8
9248 /* enum: Match NVGRE traffic with this VSID */
9249 #define MC_CMD_FILTER_OP_V3_IN_VSID_TYPE_NVGRE 0x0
9250 /* source IP address to match (as bytes in network order; set last 12 bytes to
9251  * 0 for IPv4 address)
9252  */
9253 #define MC_CMD_FILTER_OP_V3_IN_SRC_IP_OFST 76
9254 #define MC_CMD_FILTER_OP_V3_IN_SRC_IP_LEN 16
9255 /* destination IP address to match (as bytes in network order; set last 12
9256  * bytes to 0 for IPv4 address)
9257  */
9258 #define MC_CMD_FILTER_OP_V3_IN_DST_IP_OFST 92
9259 #define MC_CMD_FILTER_OP_V3_IN_DST_IP_LEN 16
9260 /* VXLAN/NVGRE inner frame source MAC address to match (as bytes in network
9261  * order)
9262  */
9263 #define MC_CMD_FILTER_OP_V3_IN_IFRM_SRC_MAC_OFST 108
9264 #define MC_CMD_FILTER_OP_V3_IN_IFRM_SRC_MAC_LEN 6
9265 /* VXLAN/NVGRE inner frame source port to match (as bytes in network order) */
9266 #define MC_CMD_FILTER_OP_V3_IN_IFRM_SRC_PORT_OFST 114
9267 #define MC_CMD_FILTER_OP_V3_IN_IFRM_SRC_PORT_LEN 2
9268 /* VXLAN/NVGRE inner frame destination MAC address to match (as bytes in
9269  * network order)
9270  */
9271 #define MC_CMD_FILTER_OP_V3_IN_IFRM_DST_MAC_OFST 116
9272 #define MC_CMD_FILTER_OP_V3_IN_IFRM_DST_MAC_LEN 6
9273 /* VXLAN/NVGRE inner frame destination port to match (as bytes in network
9274  * order)
9275  */
9276 #define MC_CMD_FILTER_OP_V3_IN_IFRM_DST_PORT_OFST 122
9277 #define MC_CMD_FILTER_OP_V3_IN_IFRM_DST_PORT_LEN 2
9278 /* VXLAN/NVGRE inner frame Ethernet type to match (as bytes in network order)
9279  */
9280 #define MC_CMD_FILTER_OP_V3_IN_IFRM_ETHER_TYPE_OFST 124
9281 #define MC_CMD_FILTER_OP_V3_IN_IFRM_ETHER_TYPE_LEN 2
9282 /* VXLAN/NVGRE inner frame Inner VLAN tag to match (as bytes in network order)
9283  */
9284 #define MC_CMD_FILTER_OP_V3_IN_IFRM_INNER_VLAN_OFST 126
9285 #define MC_CMD_FILTER_OP_V3_IN_IFRM_INNER_VLAN_LEN 2
9286 /* VXLAN/NVGRE inner frame Outer VLAN tag to match (as bytes in network order)
9287  */
9288 #define MC_CMD_FILTER_OP_V3_IN_IFRM_OUTER_VLAN_OFST 128
9289 #define MC_CMD_FILTER_OP_V3_IN_IFRM_OUTER_VLAN_LEN 2
9290 /* VXLAN/NVGRE inner frame IP protocol to match (in low byte; set high byte to
9291  * 0)
9292  */
9293 #define MC_CMD_FILTER_OP_V3_IN_IFRM_IP_PROTO_OFST 130
9294 #define MC_CMD_FILTER_OP_V3_IN_IFRM_IP_PROTO_LEN 2
9295 /* VXLAN/NVGRE inner frame Firmware defined register 0 to match (reserved; set
9296  * to 0)
9297  */
9298 #define MC_CMD_FILTER_OP_V3_IN_IFRM_FWDEF0_OFST 132
9299 #define MC_CMD_FILTER_OP_V3_IN_IFRM_FWDEF0_LEN 4
9300 /* VXLAN/NVGRE inner frame Firmware defined register 1 to match (reserved; set
9301  * to 0)
9302  */
9303 #define MC_CMD_FILTER_OP_V3_IN_IFRM_FWDEF1_OFST 136
9304 #define MC_CMD_FILTER_OP_V3_IN_IFRM_FWDEF1_LEN 4
9305 /* VXLAN/NVGRE inner frame source IP address to match (as bytes in network
9306  * order; set last 12 bytes to 0 for IPv4 address)
9307  */
9308 #define MC_CMD_FILTER_OP_V3_IN_IFRM_SRC_IP_OFST 140
9309 #define MC_CMD_FILTER_OP_V3_IN_IFRM_SRC_IP_LEN 16
9310 /* VXLAN/NVGRE inner frame destination IP address to match (as bytes in network
9311  * order; set last 12 bytes to 0 for IPv4 address)
9312  */
9313 #define MC_CMD_FILTER_OP_V3_IN_IFRM_DST_IP_OFST 156
9314 #define MC_CMD_FILTER_OP_V3_IN_IFRM_DST_IP_LEN 16
9315 /* Set an action for all packets matching this filter. The DPDK driver and dpdk
9316  * f/w variant use their own specific delivery structures, which are documented
9317  * in the DPDK Firmware Driver Interface (SF-119419-TC). Requesting anything
9318  * other than MATCH_ACTION_NONE when the NIC is running another f/w variant
9319  * will cause the filter insertion to fail with ENOTSUP.
9320  */
9321 #define MC_CMD_FILTER_OP_V3_IN_MATCH_ACTION_OFST 172
9322 #define MC_CMD_FILTER_OP_V3_IN_MATCH_ACTION_LEN 4
9323 /* enum: do nothing extra */
9324 #define MC_CMD_FILTER_OP_V3_IN_MATCH_ACTION_NONE 0x0
9325 /* enum: Set the match flag in the packet prefix for packets matching the
9326  * filter (only with dpdk firmware, otherwise fails with ENOTSUP). Used to
9327  * support the DPDK rte_flow "FLAG" action.
9328  */
9329 #define MC_CMD_FILTER_OP_V3_IN_MATCH_ACTION_FLAG 0x1
9330 /* enum: Insert MATCH_MARK_VALUE into the packet prefix for packets matching
9331  * the filter (only with dpdk firmware, otherwise fails with ENOTSUP). Used to
9332  * support the DPDK rte_flow "MARK" action.
9333  */
9334 #define MC_CMD_FILTER_OP_V3_IN_MATCH_ACTION_MARK 0x2
9335 /* the mark value for MATCH_ACTION_MARK. Requesting a value larger than the
9336  * maximum (obtained from MC_CMD_GET_CAPABILITIES_V5/FILTER_ACTION_MARK_MAX)
9337  * will cause the filter insertion to fail with EINVAL.
9338  */
9339 #define MC_CMD_FILTER_OP_V3_IN_MATCH_MARK_VALUE_OFST 176
9340 #define MC_CMD_FILTER_OP_V3_IN_MATCH_MARK_VALUE_LEN 4
9341
9342 /* MC_CMD_FILTER_OP_OUT msgresponse */
9343 #define MC_CMD_FILTER_OP_OUT_LEN 12
9344 /* identifies the type of operation requested */
9345 #define MC_CMD_FILTER_OP_OUT_OP_OFST 0
9346 #define MC_CMD_FILTER_OP_OUT_OP_LEN 4
9347 /*            Enum values, see field(s): */
9348 /*               MC_CMD_FILTER_OP_IN/OP */
9349 /* Returned filter handle (for insert / subscribe operations). Note that these
9350  * handles should be considered opaque to the host, although a value of
9351  * 0xFFFFFFFF_FFFFFFFF is guaranteed never to be a valid handle.
9352  */
9353 #define MC_CMD_FILTER_OP_OUT_HANDLE_OFST 4
9354 #define MC_CMD_FILTER_OP_OUT_HANDLE_LEN 8
9355 #define MC_CMD_FILTER_OP_OUT_HANDLE_LO_OFST 4
9356 #define MC_CMD_FILTER_OP_OUT_HANDLE_HI_OFST 8
9357 /* enum: guaranteed invalid filter handle (low 32 bits) */
9358 #define MC_CMD_FILTER_OP_OUT_HANDLE_LO_INVALID 0xffffffff
9359 /* enum: guaranteed invalid filter handle (high 32 bits) */
9360 #define MC_CMD_FILTER_OP_OUT_HANDLE_HI_INVALID 0xffffffff
9361
9362 /* MC_CMD_FILTER_OP_EXT_OUT msgresponse */
9363 #define MC_CMD_FILTER_OP_EXT_OUT_LEN 12
9364 /* identifies the type of operation requested */
9365 #define MC_CMD_FILTER_OP_EXT_OUT_OP_OFST 0
9366 #define MC_CMD_FILTER_OP_EXT_OUT_OP_LEN 4
9367 /*            Enum values, see field(s): */
9368 /*               MC_CMD_FILTER_OP_EXT_IN/OP */
9369 /* Returned filter handle (for insert / subscribe operations). Note that these
9370  * handles should be considered opaque to the host, although a value of
9371  * 0xFFFFFFFF_FFFFFFFF is guaranteed never to be a valid handle.
9372  */
9373 #define MC_CMD_FILTER_OP_EXT_OUT_HANDLE_OFST 4
9374 #define MC_CMD_FILTER_OP_EXT_OUT_HANDLE_LEN 8
9375 #define MC_CMD_FILTER_OP_EXT_OUT_HANDLE_LO_OFST 4
9376 #define MC_CMD_FILTER_OP_EXT_OUT_HANDLE_HI_OFST 8
9377 /*            Enum values, see field(s): */
9378 /*               MC_CMD_FILTER_OP_OUT/HANDLE */
9379
9380
9381 /***********************************/
9382 /* MC_CMD_GET_PARSER_DISP_INFO
9383  * Get information related to the parser-dispatcher subsystem
9384  */
9385 #define MC_CMD_GET_PARSER_DISP_INFO 0xe4
9386 #undef  MC_CMD_0xe4_PRIVILEGE_CTG
9387
9388 #define MC_CMD_0xe4_PRIVILEGE_CTG SRIOV_CTG_GENERAL
9389
9390 /* MC_CMD_GET_PARSER_DISP_INFO_IN msgrequest */
9391 #define MC_CMD_GET_PARSER_DISP_INFO_IN_LEN 4
9392 /* identifies the type of operation requested */
9393 #define MC_CMD_GET_PARSER_DISP_INFO_IN_OP_OFST 0
9394 #define MC_CMD_GET_PARSER_DISP_INFO_IN_OP_LEN 4
9395 /* enum: read the list of supported RX filter matches */
9396 #define MC_CMD_GET_PARSER_DISP_INFO_IN_OP_GET_SUPPORTED_RX_MATCHES 0x1
9397 /* enum: read flags indicating restrictions on filter insertion for the calling
9398  * client
9399  */
9400 #define MC_CMD_GET_PARSER_DISP_INFO_IN_OP_GET_RESTRICTIONS 0x2
9401 /* enum: read properties relating to security rules (Medford-only; for use by
9402  * SolarSecure apps, not directly by drivers. See SF-114946-SW.)
9403  */
9404 #define MC_CMD_GET_PARSER_DISP_INFO_IN_OP_GET_SECURITY_RULE_INFO 0x3
9405 /* enum: read the list of supported RX filter matches for VXLAN/NVGRE
9406  * encapsulated frames, which follow a different match sequence to normal
9407  * frames (Medford only)
9408  */
9409 #define MC_CMD_GET_PARSER_DISP_INFO_IN_OP_GET_SUPPORTED_ENCAP_RX_MATCHES 0x4
9410
9411 /* MC_CMD_GET_PARSER_DISP_INFO_OUT msgresponse */
9412 #define MC_CMD_GET_PARSER_DISP_INFO_OUT_LENMIN 8
9413 #define MC_CMD_GET_PARSER_DISP_INFO_OUT_LENMAX 252
9414 #define MC_CMD_GET_PARSER_DISP_INFO_OUT_LENMAX_MCDI2 1020
9415 #define MC_CMD_GET_PARSER_DISP_INFO_OUT_LEN(num) (8+4*(num))
9416 /* identifies the type of operation requested */
9417 #define MC_CMD_GET_PARSER_DISP_INFO_OUT_OP_OFST 0
9418 #define MC_CMD_GET_PARSER_DISP_INFO_OUT_OP_LEN 4
9419 /*            Enum values, see field(s): */
9420 /*               MC_CMD_GET_PARSER_DISP_INFO_IN/OP */
9421 /* number of supported match types */
9422 #define MC_CMD_GET_PARSER_DISP_INFO_OUT_NUM_SUPPORTED_MATCHES_OFST 4
9423 #define MC_CMD_GET_PARSER_DISP_INFO_OUT_NUM_SUPPORTED_MATCHES_LEN 4
9424 /* array of supported match types (valid MATCH_FIELDS values for
9425  * MC_CMD_FILTER_OP) sorted in decreasing priority order
9426  */
9427 #define MC_CMD_GET_PARSER_DISP_INFO_OUT_SUPPORTED_MATCHES_OFST 8
9428 #define MC_CMD_GET_PARSER_DISP_INFO_OUT_SUPPORTED_MATCHES_LEN 4
9429 #define MC_CMD_GET_PARSER_DISP_INFO_OUT_SUPPORTED_MATCHES_MINNUM 0
9430 #define MC_CMD_GET_PARSER_DISP_INFO_OUT_SUPPORTED_MATCHES_MAXNUM 61
9431 #define MC_CMD_GET_PARSER_DISP_INFO_OUT_SUPPORTED_MATCHES_MAXNUM_MCDI2 253
9432
9433 /* MC_CMD_GET_PARSER_DISP_RESTRICTIONS_OUT msgresponse */
9434 #define MC_CMD_GET_PARSER_DISP_RESTRICTIONS_OUT_LEN 8
9435 /* identifies the type of operation requested */
9436 #define MC_CMD_GET_PARSER_DISP_RESTRICTIONS_OUT_OP_OFST 0
9437 #define MC_CMD_GET_PARSER_DISP_RESTRICTIONS_OUT_OP_LEN 4
9438 /*            Enum values, see field(s): */
9439 /*               MC_CMD_GET_PARSER_DISP_INFO_IN/OP */
9440 /* bitfield of filter insertion restrictions */
9441 #define MC_CMD_GET_PARSER_DISP_RESTRICTIONS_OUT_RESTRICTION_FLAGS_OFST 4
9442 #define MC_CMD_GET_PARSER_DISP_RESTRICTIONS_OUT_RESTRICTION_FLAGS_LEN 4
9443 #define MC_CMD_GET_PARSER_DISP_RESTRICTIONS_OUT_DST_IP_MCAST_ONLY_LBN 0
9444 #define MC_CMD_GET_PARSER_DISP_RESTRICTIONS_OUT_DST_IP_MCAST_ONLY_WIDTH 1
9445
9446 /* MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT msgresponse:
9447  * GET_PARSER_DISP_INFO response format for OP_GET_SECURITY_RULE_INFO.
9448  * (Medford-only; for use by SolarSecure apps, not directly by drivers. See
9449  * SF-114946-SW.) NOTE - this message definition is provisional. It has not yet
9450  * been used in any released code and may change during development. This note
9451  * will be removed once it is regarded as stable.
9452  */
9453 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_LEN 36
9454 /* identifies the type of operation requested */
9455 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_OP_OFST 0
9456 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_OP_LEN 4
9457 /*            Enum values, see field(s): */
9458 /*               MC_CMD_GET_PARSER_DISP_INFO_IN/OP */
9459 /* a version number representing the set of rule lookups that are implemented
9460  * by the currently running firmware
9461  */
9462 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_RULES_VERSION_OFST 4
9463 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_RULES_VERSION_LEN 4
9464 /* enum: implements lookup sequences described in SF-114946-SW draft C */
9465 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_RULES_VERSION_SF_114946_SW_C 0x0
9466 /* the number of nodes in the subnet map */
9467 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_SUBNET_MAP_NUM_NODES_OFST 8
9468 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_SUBNET_MAP_NUM_NODES_LEN 4
9469 /* the number of entries in one subnet map node */
9470 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_SUBNET_MAP_NUM_ENTRIES_PER_NODE_OFST 12
9471 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_SUBNET_MAP_NUM_ENTRIES_PER_NODE_LEN 4
9472 /* minimum valid value for a subnet ID in a subnet map leaf */
9473 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_SUBNET_ID_MIN_OFST 16
9474 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_SUBNET_ID_MIN_LEN 4
9475 /* maximum valid value for a subnet ID in a subnet map leaf */
9476 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_SUBNET_ID_MAX_OFST 20
9477 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_SUBNET_ID_MAX_LEN 4
9478 /* the number of entries in the local and remote port range maps */
9479 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_PORTRANGE_TREE_NUM_ENTRIES_OFST 24
9480 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_PORTRANGE_TREE_NUM_ENTRIES_LEN 4
9481 /* minimum valid value for a portrange ID in a port range map leaf */
9482 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_PORTRANGE_ID_MIN_OFST 28
9483 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_PORTRANGE_ID_MIN_LEN 4
9484 /* maximum valid value for a portrange ID in a port range map leaf */
9485 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_PORTRANGE_ID_MAX_OFST 32
9486 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_PORTRANGE_ID_MAX_LEN 4
9487
9488
9489 /***********************************/
9490 /* MC_CMD_PARSER_DISP_RW
9491  * Direct read/write of parser-dispatcher state (DICPUs and LUE) for debugging.
9492  * Please note that this interface is only of use to debug tools which have
9493  * knowledge of firmware and hardware data structures; nothing here is intended
9494  * for use by normal driver code. Note that although this command is in the
9495  * Admin privilege group, in tamperproof adapters, only read operations are
9496  * permitted.
9497  */
9498 #define MC_CMD_PARSER_DISP_RW 0xe5
9499 #undef  MC_CMD_0xe5_PRIVILEGE_CTG
9500
9501 #define MC_CMD_0xe5_PRIVILEGE_CTG SRIOV_CTG_ADMIN
9502
9503 /* MC_CMD_PARSER_DISP_RW_IN msgrequest */
9504 #define MC_CMD_PARSER_DISP_RW_IN_LEN 32
9505 /* identifies the target of the operation */
9506 #define MC_CMD_PARSER_DISP_RW_IN_TARGET_OFST 0
9507 #define MC_CMD_PARSER_DISP_RW_IN_TARGET_LEN 4
9508 /* enum: RX dispatcher CPU */
9509 #define MC_CMD_PARSER_DISP_RW_IN_RX_DICPU 0x0
9510 /* enum: TX dispatcher CPU */
9511 #define MC_CMD_PARSER_DISP_RW_IN_TX_DICPU 0x1
9512 /* enum: Lookup engine (with original metadata format). Deprecated; used only
9513  * by cmdclient as a fallback for very old Huntington firmware, and not
9514  * supported in firmware beyond v6.4.0.1005. Use LUE_VERSIONED_METADATA
9515  * instead.
9516  */
9517 #define MC_CMD_PARSER_DISP_RW_IN_LUE 0x2
9518 /* enum: Lookup engine (with requested metadata format) */
9519 #define MC_CMD_PARSER_DISP_RW_IN_LUE_VERSIONED_METADATA 0x3
9520 /* enum: RX0 dispatcher CPU (alias for RX_DICPU; Medford has 2 RX DICPUs) */
9521 #define MC_CMD_PARSER_DISP_RW_IN_RX0_DICPU 0x0
9522 /* enum: RX1 dispatcher CPU (only valid for Medford) */
9523 #define MC_CMD_PARSER_DISP_RW_IN_RX1_DICPU 0x4
9524 /* enum: Miscellaneous other state (only valid for Medford) */
9525 #define MC_CMD_PARSER_DISP_RW_IN_MISC_STATE 0x5
9526 /* identifies the type of operation requested */
9527 #define MC_CMD_PARSER_DISP_RW_IN_OP_OFST 4
9528 #define MC_CMD_PARSER_DISP_RW_IN_OP_LEN 4
9529 /* enum: Read a word of DICPU DMEM or a LUE entry */
9530 #define MC_CMD_PARSER_DISP_RW_IN_READ 0x0
9531 /* enum: Write a word of DICPU DMEM or a LUE entry. Not permitted on
9532  * tamperproof adapters.
9533  */
9534 #define MC_CMD_PARSER_DISP_RW_IN_WRITE 0x1
9535 /* enum: Read-modify-write a word of DICPU DMEM (not valid for LUE). Not
9536  * permitted on tamperproof adapters.
9537  */
9538 #define MC_CMD_PARSER_DISP_RW_IN_RMW 0x2
9539 /* data memory address (DICPU targets) or LUE index (LUE targets) */
9540 #define MC_CMD_PARSER_DISP_RW_IN_ADDRESS_OFST 8
9541 #define MC_CMD_PARSER_DISP_RW_IN_ADDRESS_LEN 4
9542 /* selector (for MISC_STATE target) */
9543 #define MC_CMD_PARSER_DISP_RW_IN_SELECTOR_OFST 8
9544 #define MC_CMD_PARSER_DISP_RW_IN_SELECTOR_LEN 4
9545 /* enum: Port to datapath mapping */
9546 #define MC_CMD_PARSER_DISP_RW_IN_PORT_DP_MAPPING 0x1
9547 /* value to write (for DMEM writes) */
9548 #define MC_CMD_PARSER_DISP_RW_IN_DMEM_WRITE_VALUE_OFST 12
9549 #define MC_CMD_PARSER_DISP_RW_IN_DMEM_WRITE_VALUE_LEN 4
9550 /* XOR value (for DMEM read-modify-writes: new = (old & mask) ^ value) */
9551 #define MC_CMD_PARSER_DISP_RW_IN_DMEM_RMW_XOR_VALUE_OFST 12
9552 #define MC_CMD_PARSER_DISP_RW_IN_DMEM_RMW_XOR_VALUE_LEN 4
9553 /* AND mask (for DMEM read-modify-writes: new = (old & mask) ^ value) */
9554 #define MC_CMD_PARSER_DISP_RW_IN_DMEM_RMW_AND_MASK_OFST 16
9555 #define MC_CMD_PARSER_DISP_RW_IN_DMEM_RMW_AND_MASK_LEN 4
9556 /* metadata format (for LUE reads using LUE_VERSIONED_METADATA) */
9557 #define MC_CMD_PARSER_DISP_RW_IN_LUE_READ_METADATA_VERSION_OFST 12
9558 #define MC_CMD_PARSER_DISP_RW_IN_LUE_READ_METADATA_VERSION_LEN 4
9559 /* value to write (for LUE writes) */
9560 #define MC_CMD_PARSER_DISP_RW_IN_LUE_WRITE_VALUE_OFST 12
9561 #define MC_CMD_PARSER_DISP_RW_IN_LUE_WRITE_VALUE_LEN 20
9562
9563 /* MC_CMD_PARSER_DISP_RW_OUT msgresponse */
9564 #define MC_CMD_PARSER_DISP_RW_OUT_LEN 52
9565 /* value read (for DMEM reads) */
9566 #define MC_CMD_PARSER_DISP_RW_OUT_DMEM_READ_VALUE_OFST 0
9567 #define MC_CMD_PARSER_DISP_RW_OUT_DMEM_READ_VALUE_LEN 4
9568 /* value read (for LUE reads) */
9569 #define MC_CMD_PARSER_DISP_RW_OUT_LUE_READ_VALUE_OFST 0
9570 #define MC_CMD_PARSER_DISP_RW_OUT_LUE_READ_VALUE_LEN 20
9571 /* up to 8 32-bit words of additional soft state from the LUE manager (the
9572  * exact content is firmware-dependent and intended only for debug use)
9573  */
9574 #define MC_CMD_PARSER_DISP_RW_OUT_LUE_MGR_STATE_OFST 20
9575 #define MC_CMD_PARSER_DISP_RW_OUT_LUE_MGR_STATE_LEN 32
9576 /* datapath(s) used for each port (for MISC_STATE PORT_DP_MAPPING selector) */
9577 #define MC_CMD_PARSER_DISP_RW_OUT_PORT_DP_MAPPING_OFST 0
9578 #define MC_CMD_PARSER_DISP_RW_OUT_PORT_DP_MAPPING_LEN 4
9579 #define MC_CMD_PARSER_DISP_RW_OUT_PORT_DP_MAPPING_NUM 4
9580 #define MC_CMD_PARSER_DISP_RW_OUT_DP0 0x1 /* enum */
9581 #define MC_CMD_PARSER_DISP_RW_OUT_DP1 0x2 /* enum */
9582
9583
9584 /***********************************/
9585 /* MC_CMD_GET_PF_COUNT
9586  * Get number of PFs on the device.
9587  */
9588 #define MC_CMD_GET_PF_COUNT 0xb6
9589 #undef  MC_CMD_0xb6_PRIVILEGE_CTG
9590
9591 #define MC_CMD_0xb6_PRIVILEGE_CTG SRIOV_CTG_GENERAL
9592
9593 /* MC_CMD_GET_PF_COUNT_IN msgrequest */
9594 #define MC_CMD_GET_PF_COUNT_IN_LEN 0
9595
9596 /* MC_CMD_GET_PF_COUNT_OUT msgresponse */
9597 #define MC_CMD_GET_PF_COUNT_OUT_LEN 1
9598 /* Identifies the number of PFs on the device. */
9599 #define MC_CMD_GET_PF_COUNT_OUT_PF_COUNT_OFST 0
9600 #define MC_CMD_GET_PF_COUNT_OUT_PF_COUNT_LEN 1
9601
9602
9603 /***********************************/
9604 /* MC_CMD_SET_PF_COUNT
9605  * Set number of PFs on the device.
9606  */
9607 #define MC_CMD_SET_PF_COUNT 0xb7
9608
9609 /* MC_CMD_SET_PF_COUNT_IN msgrequest */
9610 #define MC_CMD_SET_PF_COUNT_IN_LEN 4
9611 /* New number of PFs on the device. */
9612 #define MC_CMD_SET_PF_COUNT_IN_PF_COUNT_OFST 0
9613 #define MC_CMD_SET_PF_COUNT_IN_PF_COUNT_LEN 4
9614
9615 /* MC_CMD_SET_PF_COUNT_OUT msgresponse */
9616 #define MC_CMD_SET_PF_COUNT_OUT_LEN 0
9617
9618
9619 /***********************************/
9620 /* MC_CMD_GET_PORT_ASSIGNMENT
9621  * Get port assignment for current PCI function.
9622  */
9623 #define MC_CMD_GET_PORT_ASSIGNMENT 0xb8
9624 #undef  MC_CMD_0xb8_PRIVILEGE_CTG
9625
9626 #define MC_CMD_0xb8_PRIVILEGE_CTG SRIOV_CTG_GENERAL
9627
9628 /* MC_CMD_GET_PORT_ASSIGNMENT_IN msgrequest */
9629 #define MC_CMD_GET_PORT_ASSIGNMENT_IN_LEN 0
9630
9631 /* MC_CMD_GET_PORT_ASSIGNMENT_OUT msgresponse */
9632 #define MC_CMD_GET_PORT_ASSIGNMENT_OUT_LEN 4
9633 /* Identifies the port assignment for this function. */
9634 #define MC_CMD_GET_PORT_ASSIGNMENT_OUT_PORT_OFST 0
9635 #define MC_CMD_GET_PORT_ASSIGNMENT_OUT_PORT_LEN 4
9636
9637
9638 /***********************************/
9639 /* MC_CMD_SET_PORT_ASSIGNMENT
9640  * Set port assignment for current PCI function.
9641  */
9642 #define MC_CMD_SET_PORT_ASSIGNMENT 0xb9
9643 #undef  MC_CMD_0xb9_PRIVILEGE_CTG
9644
9645 #define MC_CMD_0xb9_PRIVILEGE_CTG SRIOV_CTG_ADMIN
9646
9647 /* MC_CMD_SET_PORT_ASSIGNMENT_IN msgrequest */
9648 #define MC_CMD_SET_PORT_ASSIGNMENT_IN_LEN 4
9649 /* Identifies the port assignment for this function. */
9650 #define MC_CMD_SET_PORT_ASSIGNMENT_IN_PORT_OFST 0
9651 #define MC_CMD_SET_PORT_ASSIGNMENT_IN_PORT_LEN 4
9652
9653 /* MC_CMD_SET_PORT_ASSIGNMENT_OUT msgresponse */
9654 #define MC_CMD_SET_PORT_ASSIGNMENT_OUT_LEN 0
9655
9656
9657 /***********************************/
9658 /* MC_CMD_ALLOC_VIS
9659  * Allocate VIs for current PCI function.
9660  */
9661 #define MC_CMD_ALLOC_VIS 0x8b
9662 #undef  MC_CMD_0x8b_PRIVILEGE_CTG
9663
9664 #define MC_CMD_0x8b_PRIVILEGE_CTG SRIOV_CTG_GENERAL
9665
9666 /* MC_CMD_ALLOC_VIS_IN msgrequest */
9667 #define MC_CMD_ALLOC_VIS_IN_LEN 8
9668 /* The minimum number of VIs that is acceptable */
9669 #define MC_CMD_ALLOC_VIS_IN_MIN_VI_COUNT_OFST 0
9670 #define MC_CMD_ALLOC_VIS_IN_MIN_VI_COUNT_LEN 4
9671 /* The maximum number of VIs that would be useful */
9672 #define MC_CMD_ALLOC_VIS_IN_MAX_VI_COUNT_OFST 4
9673 #define MC_CMD_ALLOC_VIS_IN_MAX_VI_COUNT_LEN 4
9674
9675 /* MC_CMD_ALLOC_VIS_OUT msgresponse: Huntington-compatible VI_ALLOC request.
9676  * Use extended version in new code.
9677  */
9678 #define MC_CMD_ALLOC_VIS_OUT_LEN 8
9679 /* The number of VIs allocated on this function */
9680 #define MC_CMD_ALLOC_VIS_OUT_VI_COUNT_OFST 0
9681 #define MC_CMD_ALLOC_VIS_OUT_VI_COUNT_LEN 4
9682 /* The base absolute VI number allocated to this function. Required to
9683  * correctly interpret wakeup events.
9684  */
9685 #define MC_CMD_ALLOC_VIS_OUT_VI_BASE_OFST 4
9686 #define MC_CMD_ALLOC_VIS_OUT_VI_BASE_LEN 4
9687
9688 /* MC_CMD_ALLOC_VIS_EXT_OUT msgresponse */
9689 #define MC_CMD_ALLOC_VIS_EXT_OUT_LEN 12
9690 /* The number of VIs allocated on this function */
9691 #define MC_CMD_ALLOC_VIS_EXT_OUT_VI_COUNT_OFST 0
9692 #define MC_CMD_ALLOC_VIS_EXT_OUT_VI_COUNT_LEN 4
9693 /* The base absolute VI number allocated to this function. Required to
9694  * correctly interpret wakeup events.
9695  */
9696 #define MC_CMD_ALLOC_VIS_EXT_OUT_VI_BASE_OFST 4
9697 #define MC_CMD_ALLOC_VIS_EXT_OUT_VI_BASE_LEN 4
9698 /* Function's port vi_shift value (always 0 on Huntington) */
9699 #define MC_CMD_ALLOC_VIS_EXT_OUT_VI_SHIFT_OFST 8
9700 #define MC_CMD_ALLOC_VIS_EXT_OUT_VI_SHIFT_LEN 4
9701
9702
9703 /***********************************/
9704 /* MC_CMD_FREE_VIS
9705  * Free VIs for current PCI function. Any linked PIO buffers will be unlinked,
9706  * but not freed.
9707  */
9708 #define MC_CMD_FREE_VIS 0x8c
9709 #undef  MC_CMD_0x8c_PRIVILEGE_CTG
9710
9711 #define MC_CMD_0x8c_PRIVILEGE_CTG SRIOV_CTG_GENERAL
9712
9713 /* MC_CMD_FREE_VIS_IN msgrequest */
9714 #define MC_CMD_FREE_VIS_IN_LEN 0
9715
9716 /* MC_CMD_FREE_VIS_OUT msgresponse */
9717 #define MC_CMD_FREE_VIS_OUT_LEN 0
9718
9719
9720 /***********************************/
9721 /* MC_CMD_GET_SRIOV_CFG
9722  * Get SRIOV config for this PF.
9723  */
9724 #define MC_CMD_GET_SRIOV_CFG 0xba
9725 #undef  MC_CMD_0xba_PRIVILEGE_CTG
9726
9727 #define MC_CMD_0xba_PRIVILEGE_CTG SRIOV_CTG_GENERAL
9728
9729 /* MC_CMD_GET_SRIOV_CFG_IN msgrequest */
9730 #define MC_CMD_GET_SRIOV_CFG_IN_LEN 0
9731
9732 /* MC_CMD_GET_SRIOV_CFG_OUT msgresponse */
9733 #define MC_CMD_GET_SRIOV_CFG_OUT_LEN 20
9734 /* Number of VFs currently enabled. */
9735 #define MC_CMD_GET_SRIOV_CFG_OUT_VF_CURRENT_OFST 0
9736 #define MC_CMD_GET_SRIOV_CFG_OUT_VF_CURRENT_LEN 4
9737 /* Max number of VFs before sriov stride and offset may need to be changed. */
9738 #define MC_CMD_GET_SRIOV_CFG_OUT_VF_MAX_OFST 4
9739 #define MC_CMD_GET_SRIOV_CFG_OUT_VF_MAX_LEN 4
9740 #define MC_CMD_GET_SRIOV_CFG_OUT_FLAGS_OFST 8
9741 #define MC_CMD_GET_SRIOV_CFG_OUT_FLAGS_LEN 4
9742 #define MC_CMD_GET_SRIOV_CFG_OUT_VF_ENABLED_LBN 0
9743 #define MC_CMD_GET_SRIOV_CFG_OUT_VF_ENABLED_WIDTH 1
9744 /* RID offset of first VF from PF. */
9745 #define MC_CMD_GET_SRIOV_CFG_OUT_VF_OFFSET_OFST 12
9746 #define MC_CMD_GET_SRIOV_CFG_OUT_VF_OFFSET_LEN 4
9747 /* RID offset of each subsequent VF from the previous. */
9748 #define MC_CMD_GET_SRIOV_CFG_OUT_VF_STRIDE_OFST 16
9749 #define MC_CMD_GET_SRIOV_CFG_OUT_VF_STRIDE_LEN 4
9750
9751
9752 /***********************************/
9753 /* MC_CMD_SET_SRIOV_CFG
9754  * Set SRIOV config for this PF.
9755  */
9756 #define MC_CMD_SET_SRIOV_CFG 0xbb
9757 #undef  MC_CMD_0xbb_PRIVILEGE_CTG
9758
9759 #define MC_CMD_0xbb_PRIVILEGE_CTG SRIOV_CTG_ADMIN
9760
9761 /* MC_CMD_SET_SRIOV_CFG_IN msgrequest */
9762 #define MC_CMD_SET_SRIOV_CFG_IN_LEN 20
9763 /* Number of VFs currently enabled. */
9764 #define MC_CMD_SET_SRIOV_CFG_IN_VF_CURRENT_OFST 0
9765 #define MC_CMD_SET_SRIOV_CFG_IN_VF_CURRENT_LEN 4
9766 /* Max number of VFs before sriov stride and offset may need to be changed. */
9767 #define MC_CMD_SET_SRIOV_CFG_IN_VF_MAX_OFST 4
9768 #define MC_CMD_SET_SRIOV_CFG_IN_VF_MAX_LEN 4
9769 #define MC_CMD_SET_SRIOV_CFG_IN_FLAGS_OFST 8
9770 #define MC_CMD_SET_SRIOV_CFG_IN_FLAGS_LEN 4
9771 #define MC_CMD_SET_SRIOV_CFG_IN_VF_ENABLED_LBN 0
9772 #define MC_CMD_SET_SRIOV_CFG_IN_VF_ENABLED_WIDTH 1
9773 /* RID offset of first VF from PF, or 0 for no change, or
9774  * MC_CMD_RESOURCE_INSTANCE_ANY to allow the system to allocate an offset.
9775  */
9776 #define MC_CMD_SET_SRIOV_CFG_IN_VF_OFFSET_OFST 12
9777 #define MC_CMD_SET_SRIOV_CFG_IN_VF_OFFSET_LEN 4
9778 /* RID offset of each subsequent VF from the previous, 0 for no change, or
9779  * MC_CMD_RESOURCE_INSTANCE_ANY to allow the system to allocate a stride.
9780  */
9781 #define MC_CMD_SET_SRIOV_CFG_IN_VF_STRIDE_OFST 16
9782 #define MC_CMD_SET_SRIOV_CFG_IN_VF_STRIDE_LEN 4
9783
9784 /* MC_CMD_SET_SRIOV_CFG_OUT msgresponse */
9785 #define MC_CMD_SET_SRIOV_CFG_OUT_LEN 0
9786
9787
9788 /***********************************/
9789 /* MC_CMD_GET_VI_ALLOC_INFO
9790  * Get information about number of VI's and base VI number allocated to this
9791  * function.
9792  */
9793 #define MC_CMD_GET_VI_ALLOC_INFO 0x8d
9794 #undef  MC_CMD_0x8d_PRIVILEGE_CTG
9795
9796 #define MC_CMD_0x8d_PRIVILEGE_CTG SRIOV_CTG_GENERAL
9797
9798 /* MC_CMD_GET_VI_ALLOC_INFO_IN msgrequest */
9799 #define MC_CMD_GET_VI_ALLOC_INFO_IN_LEN 0
9800
9801 /* MC_CMD_GET_VI_ALLOC_INFO_OUT msgresponse */
9802 #define MC_CMD_GET_VI_ALLOC_INFO_OUT_LEN 12
9803 /* The number of VIs allocated on this function */
9804 #define MC_CMD_GET_VI_ALLOC_INFO_OUT_VI_COUNT_OFST 0
9805 #define MC_CMD_GET_VI_ALLOC_INFO_OUT_VI_COUNT_LEN 4
9806 /* The base absolute VI number allocated to this function. Required to
9807  * correctly interpret wakeup events.
9808  */
9809 #define MC_CMD_GET_VI_ALLOC_INFO_OUT_VI_BASE_OFST 4
9810 #define MC_CMD_GET_VI_ALLOC_INFO_OUT_VI_BASE_LEN 4
9811 /* Function's port vi_shift value (always 0 on Huntington) */
9812 #define MC_CMD_GET_VI_ALLOC_INFO_OUT_VI_SHIFT_OFST 8
9813 #define MC_CMD_GET_VI_ALLOC_INFO_OUT_VI_SHIFT_LEN 4
9814
9815
9816 /***********************************/
9817 /* MC_CMD_DUMP_VI_STATE
9818  * For CmdClient use. Dump pertinent information on a specific absolute VI.
9819  */
9820 #define MC_CMD_DUMP_VI_STATE 0x8e
9821 #undef  MC_CMD_0x8e_PRIVILEGE_CTG
9822
9823 #define MC_CMD_0x8e_PRIVILEGE_CTG SRIOV_CTG_GENERAL
9824
9825 /* MC_CMD_DUMP_VI_STATE_IN msgrequest */
9826 #define MC_CMD_DUMP_VI_STATE_IN_LEN 4
9827 /* The VI number to query. */
9828 #define MC_CMD_DUMP_VI_STATE_IN_VI_NUMBER_OFST 0
9829 #define MC_CMD_DUMP_VI_STATE_IN_VI_NUMBER_LEN 4
9830
9831 /* MC_CMD_DUMP_VI_STATE_OUT msgresponse */
9832 #define MC_CMD_DUMP_VI_STATE_OUT_LEN 96
9833 /* The PF part of the function owning this VI. */
9834 #define MC_CMD_DUMP_VI_STATE_OUT_OWNER_PF_OFST 0
9835 #define MC_CMD_DUMP_VI_STATE_OUT_OWNER_PF_LEN 2
9836 /* The VF part of the function owning this VI. */
9837 #define MC_CMD_DUMP_VI_STATE_OUT_OWNER_VF_OFST 2
9838 #define MC_CMD_DUMP_VI_STATE_OUT_OWNER_VF_LEN 2
9839 /* Base of VIs allocated to this function. */
9840 #define MC_CMD_DUMP_VI_STATE_OUT_FUNC_VI_BASE_OFST 4
9841 #define MC_CMD_DUMP_VI_STATE_OUT_FUNC_VI_BASE_LEN 2
9842 /* Count of VIs allocated to the owner function. */
9843 #define MC_CMD_DUMP_VI_STATE_OUT_FUNC_VI_COUNT_OFST 6
9844 #define MC_CMD_DUMP_VI_STATE_OUT_FUNC_VI_COUNT_LEN 2
9845 /* Base interrupt vector allocated to this function. */
9846 #define MC_CMD_DUMP_VI_STATE_OUT_FUNC_VECTOR_BASE_OFST 8
9847 #define MC_CMD_DUMP_VI_STATE_OUT_FUNC_VECTOR_BASE_LEN 2
9848 /* Number of interrupt vectors allocated to this function. */
9849 #define MC_CMD_DUMP_VI_STATE_OUT_FUNC_VECTOR_COUNT_OFST 10
9850 #define MC_CMD_DUMP_VI_STATE_OUT_FUNC_VECTOR_COUNT_LEN 2
9851 /* Raw evq ptr table data. */
9852 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EVQ_PTR_RAW_OFST 12
9853 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EVQ_PTR_RAW_LEN 8
9854 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EVQ_PTR_RAW_LO_OFST 12
9855 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EVQ_PTR_RAW_HI_OFST 16
9856 /* Raw evq timer table data. */
9857 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EV_TIMER_RAW_OFST 20
9858 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EV_TIMER_RAW_LEN 8
9859 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EV_TIMER_RAW_LO_OFST 20
9860 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EV_TIMER_RAW_HI_OFST 24
9861 /* Combined metadata field. */
9862 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EV_META_OFST 28
9863 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EV_META_LEN 4
9864 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EV_META_BUFS_BASE_LBN 0
9865 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EV_META_BUFS_BASE_WIDTH 16
9866 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EV_META_BUFS_NPAGES_LBN 16
9867 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EV_META_BUFS_NPAGES_WIDTH 8
9868 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EV_META_WKUP_REF_LBN 24
9869 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EV_META_WKUP_REF_WIDTH 8
9870 /* TXDPCPU raw table data for queue. */
9871 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_RAW_TBL_0_OFST 32
9872 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_RAW_TBL_0_LEN 8
9873 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_RAW_TBL_0_LO_OFST 32
9874 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_RAW_TBL_0_HI_OFST 36
9875 /* TXDPCPU raw table data for queue. */
9876 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_RAW_TBL_1_OFST 40
9877 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_RAW_TBL_1_LEN 8
9878 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_RAW_TBL_1_LO_OFST 40
9879 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_RAW_TBL_1_HI_OFST 44
9880 /* TXDPCPU raw table data for queue. */
9881 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_RAW_TBL_2_OFST 48
9882 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_RAW_TBL_2_LEN 8
9883 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_RAW_TBL_2_LO_OFST 48
9884 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_RAW_TBL_2_HI_OFST 52
9885 /* Combined metadata field. */
9886 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_META_OFST 56
9887 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_META_LEN 8
9888 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_META_LO_OFST 56
9889 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_META_HI_OFST 60
9890 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_META_BUFS_BASE_LBN 0
9891 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_META_BUFS_BASE_WIDTH 16
9892 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_META_BUFS_NPAGES_LBN 16
9893 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_META_BUFS_NPAGES_WIDTH 8
9894 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_META_QSTATE_LBN 24
9895 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_META_QSTATE_WIDTH 8
9896 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_META_WAITCOUNT_LBN 32
9897 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_META_WAITCOUNT_WIDTH 8
9898 #define MC_CMD_DUMP_VI_STATE_OUT_VI_PADDING_LBN 40
9899 #define MC_CMD_DUMP_VI_STATE_OUT_VI_PADDING_WIDTH 24
9900 /* RXDPCPU raw table data for queue. */
9901 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_RAW_TBL_0_OFST 64
9902 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_RAW_TBL_0_LEN 8
9903 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_RAW_TBL_0_LO_OFST 64
9904 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_RAW_TBL_0_HI_OFST 68
9905 /* RXDPCPU raw table data for queue. */
9906 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_RAW_TBL_1_OFST 72
9907 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_RAW_TBL_1_LEN 8
9908 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_RAW_TBL_1_LO_OFST 72
9909 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_RAW_TBL_1_HI_OFST 76
9910 /* Reserved, currently 0. */
9911 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_RAW_TBL_2_OFST 80
9912 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_RAW_TBL_2_LEN 8
9913 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_RAW_TBL_2_LO_OFST 80
9914 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_RAW_TBL_2_HI_OFST 84
9915 /* Combined metadata field. */
9916 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_META_OFST 88
9917 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_META_LEN 8
9918 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_META_LO_OFST 88
9919 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_META_HI_OFST 92
9920 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_META_BUFS_BASE_LBN 0
9921 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_META_BUFS_BASE_WIDTH 16
9922 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_META_BUFS_NPAGES_LBN 16
9923 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_META_BUFS_NPAGES_WIDTH 8
9924 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_META_QSTATE_LBN 24
9925 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_META_QSTATE_WIDTH 8
9926 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_META_WAITCOUNT_LBN 32
9927 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_META_WAITCOUNT_WIDTH 8
9928
9929
9930 /***********************************/
9931 /* MC_CMD_ALLOC_PIOBUF
9932  * Allocate a push I/O buffer for later use with a tx queue.
9933  */
9934 #define MC_CMD_ALLOC_PIOBUF 0x8f
9935 #undef  MC_CMD_0x8f_PRIVILEGE_CTG
9936
9937 #define MC_CMD_0x8f_PRIVILEGE_CTG SRIOV_CTG_ONLOAD
9938
9939 /* MC_CMD_ALLOC_PIOBUF_IN msgrequest */
9940 #define MC_CMD_ALLOC_PIOBUF_IN_LEN 0
9941
9942 /* MC_CMD_ALLOC_PIOBUF_OUT msgresponse */
9943 #define MC_CMD_ALLOC_PIOBUF_OUT_LEN 4
9944 /* Handle for allocated push I/O buffer. */
9945 #define MC_CMD_ALLOC_PIOBUF_OUT_PIOBUF_HANDLE_OFST 0
9946 #define MC_CMD_ALLOC_PIOBUF_OUT_PIOBUF_HANDLE_LEN 4
9947
9948
9949 /***********************************/
9950 /* MC_CMD_FREE_PIOBUF
9951  * Free a push I/O buffer.
9952  */
9953 #define MC_CMD_FREE_PIOBUF 0x90
9954 #undef  MC_CMD_0x90_PRIVILEGE_CTG
9955
9956 #define MC_CMD_0x90_PRIVILEGE_CTG SRIOV_CTG_ONLOAD
9957
9958 /* MC_CMD_FREE_PIOBUF_IN msgrequest */
9959 #define MC_CMD_FREE_PIOBUF_IN_LEN 4
9960 /* Handle for allocated push I/O buffer. */
9961 #define MC_CMD_FREE_PIOBUF_IN_PIOBUF_HANDLE_OFST 0
9962 #define MC_CMD_FREE_PIOBUF_IN_PIOBUF_HANDLE_LEN 4
9963
9964 /* MC_CMD_FREE_PIOBUF_OUT msgresponse */
9965 #define MC_CMD_FREE_PIOBUF_OUT_LEN 0
9966
9967
9968 /***********************************/
9969 /* MC_CMD_GET_VI_TLP_PROCESSING
9970  * Get TLP steering and ordering information for a VI.
9971  */
9972 #define MC_CMD_GET_VI_TLP_PROCESSING 0xb0
9973 #undef  MC_CMD_0xb0_PRIVILEGE_CTG
9974
9975 #define MC_CMD_0xb0_PRIVILEGE_CTG SRIOV_CTG_GENERAL
9976
9977 /* MC_CMD_GET_VI_TLP_PROCESSING_IN msgrequest */
9978 #define MC_CMD_GET_VI_TLP_PROCESSING_IN_LEN 4
9979 /* VI number to get information for. */
9980 #define MC_CMD_GET_VI_TLP_PROCESSING_IN_INSTANCE_OFST 0
9981 #define MC_CMD_GET_VI_TLP_PROCESSING_IN_INSTANCE_LEN 4
9982
9983 /* MC_CMD_GET_VI_TLP_PROCESSING_OUT msgresponse */
9984 #define MC_CMD_GET_VI_TLP_PROCESSING_OUT_LEN 4
9985 /* Transaction processing steering hint 1 for use with the Rx Queue. */
9986 #define MC_CMD_GET_VI_TLP_PROCESSING_OUT_TPH_TAG1_RX_OFST 0
9987 #define MC_CMD_GET_VI_TLP_PROCESSING_OUT_TPH_TAG1_RX_LEN 1
9988 /* Transaction processing steering hint 2 for use with the Ev Queue. */
9989 #define MC_CMD_GET_VI_TLP_PROCESSING_OUT_TPH_TAG2_EV_OFST 1
9990 #define MC_CMD_GET_VI_TLP_PROCESSING_OUT_TPH_TAG2_EV_LEN 1
9991 /* Use Relaxed ordering model for TLPs on this VI. */
9992 #define MC_CMD_GET_VI_TLP_PROCESSING_OUT_RELAXED_ORDERING_LBN 16
9993 #define MC_CMD_GET_VI_TLP_PROCESSING_OUT_RELAXED_ORDERING_WIDTH 1
9994 /* Use ID based ordering for TLPs on this VI. */
9995 #define MC_CMD_GET_VI_TLP_PROCESSING_OUT_ID_BASED_ORDERING_LBN 17
9996 #define MC_CMD_GET_VI_TLP_PROCESSING_OUT_ID_BASED_ORDERING_WIDTH 1
9997 /* Set no snoop bit for TLPs on this VI. */
9998 #define MC_CMD_GET_VI_TLP_PROCESSING_OUT_NO_SNOOP_LBN 18
9999 #define MC_CMD_GET_VI_TLP_PROCESSING_OUT_NO_SNOOP_WIDTH 1
10000 /* Enable TPH for TLPs on this VI. */
10001 #define MC_CMD_GET_VI_TLP_PROCESSING_OUT_TPH_ON_LBN 19
10002 #define MC_CMD_GET_VI_TLP_PROCESSING_OUT_TPH_ON_WIDTH 1
10003 #define MC_CMD_GET_VI_TLP_PROCESSING_OUT_DATA_OFST 0
10004 #define MC_CMD_GET_VI_TLP_PROCESSING_OUT_DATA_LEN 4
10005
10006
10007 /***********************************/
10008 /* MC_CMD_SET_VI_TLP_PROCESSING
10009  * Set TLP steering and ordering information for a VI.
10010  */
10011 #define MC_CMD_SET_VI_TLP_PROCESSING 0xb1
10012 #undef  MC_CMD_0xb1_PRIVILEGE_CTG
10013
10014 #define MC_CMD_0xb1_PRIVILEGE_CTG SRIOV_CTG_GENERAL
10015
10016 /* MC_CMD_SET_VI_TLP_PROCESSING_IN msgrequest */
10017 #define MC_CMD_SET_VI_TLP_PROCESSING_IN_LEN 8
10018 /* VI number to set information for. */
10019 #define MC_CMD_SET_VI_TLP_PROCESSING_IN_INSTANCE_OFST 0
10020 #define MC_CMD_SET_VI_TLP_PROCESSING_IN_INSTANCE_LEN 4
10021 /* Transaction processing steering hint 1 for use with the Rx Queue. */
10022 #define MC_CMD_SET_VI_TLP_PROCESSING_IN_TPH_TAG1_RX_OFST 4
10023 #define MC_CMD_SET_VI_TLP_PROCESSING_IN_TPH_TAG1_RX_LEN 1
10024 /* Transaction processing steering hint 2 for use with the Ev Queue. */
10025 #define MC_CMD_SET_VI_TLP_PROCESSING_IN_TPH_TAG2_EV_OFST 5
10026 #define MC_CMD_SET_VI_TLP_PROCESSING_IN_TPH_TAG2_EV_LEN 1
10027 /* Use Relaxed ordering model for TLPs on this VI. */
10028 #define MC_CMD_SET_VI_TLP_PROCESSING_IN_RELAXED_ORDERING_LBN 48
10029 #define MC_CMD_SET_VI_TLP_PROCESSING_IN_RELAXED_ORDERING_WIDTH 1
10030 /* Use ID based ordering for TLPs on this VI. */
10031 #define MC_CMD_SET_VI_TLP_PROCESSING_IN_ID_BASED_ORDERING_LBN 49
10032 #define MC_CMD_SET_VI_TLP_PROCESSING_IN_ID_BASED_ORDERING_WIDTH 1
10033 /* Set the no snoop bit for TLPs on this VI. */
10034 #define MC_CMD_SET_VI_TLP_PROCESSING_IN_NO_SNOOP_LBN 50
10035 #define MC_CMD_SET_VI_TLP_PROCESSING_IN_NO_SNOOP_WIDTH 1
10036 /* Enable TPH for TLPs on this VI. */
10037 #define MC_CMD_SET_VI_TLP_PROCESSING_IN_TPH_ON_LBN 51
10038 #define MC_CMD_SET_VI_TLP_PROCESSING_IN_TPH_ON_WIDTH 1
10039 #define MC_CMD_SET_VI_TLP_PROCESSING_IN_DATA_OFST 4
10040 #define MC_CMD_SET_VI_TLP_PROCESSING_IN_DATA_LEN 4
10041
10042 /* MC_CMD_SET_VI_TLP_PROCESSING_OUT msgresponse */
10043 #define MC_CMD_SET_VI_TLP_PROCESSING_OUT_LEN 0
10044
10045
10046 /***********************************/
10047 /* MC_CMD_GET_TLP_PROCESSING_GLOBALS
10048  * Get global PCIe steering and transaction processing configuration.
10049  */
10050 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS 0xbc
10051 #undef  MC_CMD_0xbc_PRIVILEGE_CTG
10052
10053 #define MC_CMD_0xbc_PRIVILEGE_CTG SRIOV_CTG_ADMIN
10054
10055 /* MC_CMD_GET_TLP_PROCESSING_GLOBALS_IN msgrequest */
10056 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_IN_LEN 4
10057 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_IN_TLP_GLOBAL_CATEGORY_OFST 0
10058 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_IN_TLP_GLOBAL_CATEGORY_LEN 4
10059 /* enum: MISC. */
10060 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_IN_TLP_GLOBAL_CATEGORY_MISC 0x0
10061 /* enum: IDO. */
10062 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_IN_TLP_GLOBAL_CATEGORY_IDO 0x1
10063 /* enum: RO. */
10064 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_IN_TLP_GLOBAL_CATEGORY_RO 0x2
10065 /* enum: TPH Type. */
10066 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_IN_TLP_GLOBAL_CATEGORY_TPH_TYPE 0x3
10067
10068 /* MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT msgresponse */
10069 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_LEN 8
10070 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_GLOBAL_CATEGORY_OFST 0
10071 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_GLOBAL_CATEGORY_LEN 4
10072 /*            Enum values, see field(s): */
10073 /*               MC_CMD_GET_TLP_PROCESSING_GLOBALS_IN/TLP_GLOBAL_CATEGORY */
10074 /* Amalgamated TLP info word. */
10075 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_WORD_OFST 4
10076 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_WORD_LEN 4
10077 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_MISC_WTAG_EN_LBN 0
10078 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_MISC_WTAG_EN_WIDTH 1
10079 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_MISC_SPARE_LBN 1
10080 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_MISC_SPARE_WIDTH 31
10081 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_IDO_DL_EN_LBN 0
10082 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_IDO_DL_EN_WIDTH 1
10083 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_IDO_TX_EN_LBN 1
10084 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_IDO_TX_EN_WIDTH 1
10085 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_IDO_EV_EN_LBN 2
10086 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_IDO_EV_EN_WIDTH 1
10087 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_IDO_RX_EN_LBN 3
10088 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_IDO_RX_EN_WIDTH 1
10089 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_IDO_SPARE_LBN 4
10090 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_IDO_SPARE_WIDTH 28
10091 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_RO_RXDMA_EN_LBN 0
10092 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_RO_RXDMA_EN_WIDTH 1
10093 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_RO_TXDMA_EN_LBN 1
10094 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_RO_TXDMA_EN_WIDTH 1
10095 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_RO_DL_EN_LBN 2
10096 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_RO_DL_EN_WIDTH 1
10097 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_RO_SPARE_LBN 3
10098 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_RO_SPARE_WIDTH 29
10099 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_TPH_TYPE_MSIX_LBN 0
10100 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_TPH_TYPE_MSIX_WIDTH 2
10101 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_TPH_TYPE_DL_LBN 2
10102 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_TPH_TYPE_DL_WIDTH 2
10103 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_TPH_TYPE_TX_LBN 4
10104 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_TPH_TYPE_TX_WIDTH 2
10105 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_TPH_TYPE_EV_LBN 6
10106 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_TPH_TYPE_EV_WIDTH 2
10107 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_TPH_TYPE_RX_LBN 8
10108 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_TPH_TYPE_RX_WIDTH 2
10109 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_TLP_TYPE_SPARE_LBN 9
10110 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_TLP_TYPE_SPARE_WIDTH 23
10111
10112
10113 /***********************************/
10114 /* MC_CMD_SET_TLP_PROCESSING_GLOBALS
10115  * Set global PCIe steering and transaction processing configuration.
10116  */
10117 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS 0xbd
10118 #undef  MC_CMD_0xbd_PRIVILEGE_CTG
10119
10120 #define MC_CMD_0xbd_PRIVILEGE_CTG SRIOV_CTG_ADMIN
10121
10122 /* MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN msgrequest */
10123 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_LEN 8
10124 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_GLOBAL_CATEGORY_OFST 0
10125 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_GLOBAL_CATEGORY_LEN 4
10126 /*            Enum values, see field(s): */
10127 /*               MC_CMD_GET_TLP_PROCESSING_GLOBALS/MC_CMD_GET_TLP_PROCESSING_GLOBALS_IN/TLP_GLOBAL_CATEGORY */
10128 /* Amalgamated TLP info word. */
10129 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_WORD_OFST 4
10130 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_WORD_LEN 4
10131 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_MISC_WTAG_EN_LBN 0
10132 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_MISC_WTAG_EN_WIDTH 1
10133 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_IDO_DL_EN_LBN 0
10134 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_IDO_DL_EN_WIDTH 1
10135 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_IDO_TX_EN_LBN 1
10136 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_IDO_TX_EN_WIDTH 1
10137 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_IDO_EV_EN_LBN 2
10138 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_IDO_EV_EN_WIDTH 1
10139 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_IDO_RX_EN_LBN 3
10140 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_IDO_RX_EN_WIDTH 1
10141 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_RO_RXDMA_EN_LBN 0
10142 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_RO_RXDMA_EN_WIDTH 1
10143 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_RO_TXDMA_EN_LBN 1
10144 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_RO_TXDMA_EN_WIDTH 1
10145 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_RO_DL_EN_LBN 2
10146 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_RO_DL_EN_WIDTH 1
10147 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_TPH_TYPE_MSIX_LBN 0
10148 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_TPH_TYPE_MSIX_WIDTH 2
10149 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_TPH_TYPE_DL_LBN 2
10150 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_TPH_TYPE_DL_WIDTH 2
10151 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_TPH_TYPE_TX_LBN 4
10152 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_TPH_TYPE_TX_WIDTH 2
10153 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_TPH_TYPE_EV_LBN 6
10154 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_TPH_TYPE_EV_WIDTH 2
10155 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_TPH_TYPE_RX_LBN 8
10156 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_TPH_TYPE_RX_WIDTH 2
10157 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_SPARE_LBN 10
10158 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_SPARE_WIDTH 22
10159
10160 /* MC_CMD_SET_TLP_PROCESSING_GLOBALS_OUT msgresponse */
10161 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_OUT_LEN 0
10162
10163
10164 /***********************************/
10165 /* MC_CMD_SATELLITE_DOWNLOAD
10166  * Download a new set of images to the satellite CPUs from the host.
10167  */
10168 #define MC_CMD_SATELLITE_DOWNLOAD 0x91
10169 #undef  MC_CMD_0x91_PRIVILEGE_CTG
10170
10171 #define MC_CMD_0x91_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
10172
10173 /* MC_CMD_SATELLITE_DOWNLOAD_IN msgrequest: The reset requirements for the CPUs
10174  * are subtle, and so downloads must proceed in a number of phases.
10175  *
10176  * 1) PHASE_RESET with a target of TARGET_ALL and chunk ID/length of 0.
10177  *
10178  * 2) PHASE_IMEMS for each of the IMEM targets (target IDs 0-11). Each download
10179  * may consist of multiple chunks. The final chunk (with CHUNK_ID_LAST) should
10180  * be a checksum (a simple 32-bit sum) of the transferred data. An individual
10181  * download may be aborted using CHUNK_ID_ABORT.
10182  *
10183  * 3) PHASE_VECTORS for each of the vector table targets (target IDs 12-15),
10184  * similar to PHASE_IMEMS.
10185  *
10186  * 4) PHASE_READY with a target of TARGET_ALL and chunk ID/length of 0.
10187  *
10188  * After any error (a requested abort is not considered to be an error) the
10189  * sequence must be restarted from PHASE_RESET.
10190  */
10191 #define MC_CMD_SATELLITE_DOWNLOAD_IN_LENMIN 20
10192 #define MC_CMD_SATELLITE_DOWNLOAD_IN_LENMAX 252
10193 #define MC_CMD_SATELLITE_DOWNLOAD_IN_LENMAX_MCDI2 1020
10194 #define MC_CMD_SATELLITE_DOWNLOAD_IN_LEN(num) (16+4*(num))
10195 /* Download phase. (Note: the IDLE phase is used internally and is never valid
10196  * in a command from the host.)
10197  */
10198 #define MC_CMD_SATELLITE_DOWNLOAD_IN_PHASE_OFST 0
10199 #define MC_CMD_SATELLITE_DOWNLOAD_IN_PHASE_LEN 4
10200 #define MC_CMD_SATELLITE_DOWNLOAD_IN_PHASE_IDLE 0x0 /* enum */
10201 #define MC_CMD_SATELLITE_DOWNLOAD_IN_PHASE_RESET 0x1 /* enum */
10202 #define MC_CMD_SATELLITE_DOWNLOAD_IN_PHASE_IMEMS 0x2 /* enum */
10203 #define MC_CMD_SATELLITE_DOWNLOAD_IN_PHASE_VECTORS 0x3 /* enum */
10204 #define MC_CMD_SATELLITE_DOWNLOAD_IN_PHASE_READY 0x4 /* enum */
10205 /* Target for download. (These match the blob numbers defined in
10206  * mc_flash_layout.h.)
10207  */
10208 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_OFST 4
10209 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_LEN 4
10210 /* enum: Valid in phase 2 (PHASE_IMEMS) only */
10211 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_TXDI_TEXT 0x0
10212 /* enum: Valid in phase 2 (PHASE_IMEMS) only */
10213 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_RXDI_TEXT 0x1
10214 /* enum: Valid in phase 2 (PHASE_IMEMS) only */
10215 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_TXDP_TEXT 0x2
10216 /* enum: Valid in phase 2 (PHASE_IMEMS) only */
10217 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_RXDP_TEXT 0x3
10218 /* enum: Valid in phase 2 (PHASE_IMEMS) only */
10219 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_RXHRSL_HR_LUT 0x4
10220 /* enum: Valid in phase 2 (PHASE_IMEMS) only */
10221 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_RXHRSL_HR_LUT_CFG 0x5
10222 /* enum: Valid in phase 2 (PHASE_IMEMS) only */
10223 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_TXHRSL_HR_LUT 0x6
10224 /* enum: Valid in phase 2 (PHASE_IMEMS) only */
10225 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_TXHRSL_HR_LUT_CFG 0x7
10226 /* enum: Valid in phase 2 (PHASE_IMEMS) only */
10227 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_RXHRSL_HR_PGM 0x8
10228 /* enum: Valid in phase 2 (PHASE_IMEMS) only */
10229 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_RXHRSL_SL_PGM 0x9
10230 /* enum: Valid in phase 2 (PHASE_IMEMS) only */
10231 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_TXHRSL_HR_PGM 0xa
10232 /* enum: Valid in phase 2 (PHASE_IMEMS) only */
10233 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_TXHRSL_SL_PGM 0xb
10234 /* enum: Valid in phase 3 (PHASE_VECTORS) only */
10235 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_RXDI_VTBL0 0xc
10236 /* enum: Valid in phase 3 (PHASE_VECTORS) only */
10237 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_TXDI_VTBL0 0xd
10238 /* enum: Valid in phase 3 (PHASE_VECTORS) only */
10239 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_RXDI_VTBL1 0xe
10240 /* enum: Valid in phase 3 (PHASE_VECTORS) only */
10241 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_TXDI_VTBL1 0xf
10242 /* enum: Valid in phases 1 (PHASE_RESET) and 4 (PHASE_READY) only */
10243 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_ALL 0xffffffff
10244 /* Chunk ID, or CHUNK_ID_LAST or CHUNK_ID_ABORT */
10245 #define MC_CMD_SATELLITE_DOWNLOAD_IN_CHUNK_ID_OFST 8
10246 #define MC_CMD_SATELLITE_DOWNLOAD_IN_CHUNK_ID_LEN 4
10247 /* enum: Last chunk, containing checksum rather than data */
10248 #define MC_CMD_SATELLITE_DOWNLOAD_IN_CHUNK_ID_LAST 0xffffffff
10249 /* enum: Abort download of this item */
10250 #define MC_CMD_SATELLITE_DOWNLOAD_IN_CHUNK_ID_ABORT 0xfffffffe
10251 /* Length of this chunk in bytes */
10252 #define MC_CMD_SATELLITE_DOWNLOAD_IN_CHUNK_LEN_OFST 12
10253 #define MC_CMD_SATELLITE_DOWNLOAD_IN_CHUNK_LEN_LEN 4
10254 /* Data for this chunk */
10255 #define MC_CMD_SATELLITE_DOWNLOAD_IN_CHUNK_DATA_OFST 16
10256 #define MC_CMD_SATELLITE_DOWNLOAD_IN_CHUNK_DATA_LEN 4
10257 #define MC_CMD_SATELLITE_DOWNLOAD_IN_CHUNK_DATA_MINNUM 1
10258 #define MC_CMD_SATELLITE_DOWNLOAD_IN_CHUNK_DATA_MAXNUM 59
10259 #define MC_CMD_SATELLITE_DOWNLOAD_IN_CHUNK_DATA_MAXNUM_MCDI2 251
10260
10261 /* MC_CMD_SATELLITE_DOWNLOAD_OUT msgresponse */
10262 #define MC_CMD_SATELLITE_DOWNLOAD_OUT_LEN 8
10263 /* Same as MC_CMD_ERR field, but included as 0 in success cases */
10264 #define MC_CMD_SATELLITE_DOWNLOAD_OUT_RESULT_OFST 0
10265 #define MC_CMD_SATELLITE_DOWNLOAD_OUT_RESULT_LEN 4
10266 /* Extra status information */
10267 #define MC_CMD_SATELLITE_DOWNLOAD_OUT_INFO_OFST 4
10268 #define MC_CMD_SATELLITE_DOWNLOAD_OUT_INFO_LEN 4
10269 /* enum: Code download OK, completed. */
10270 #define MC_CMD_SATELLITE_DOWNLOAD_OUT_OK_COMPLETE 0x0
10271 /* enum: Code download aborted as requested. */
10272 #define MC_CMD_SATELLITE_DOWNLOAD_OUT_OK_ABORTED 0x1
10273 /* enum: Code download OK so far, send next chunk. */
10274 #define MC_CMD_SATELLITE_DOWNLOAD_OUT_OK_NEXT_CHUNK 0x2
10275 /* enum: Download phases out of sequence */
10276 #define MC_CMD_SATELLITE_DOWNLOAD_OUT_ERR_BAD_PHASE 0x100
10277 /* enum: Bad target for this phase */
10278 #define MC_CMD_SATELLITE_DOWNLOAD_OUT_ERR_BAD_TARGET 0x101
10279 /* enum: Chunk ID out of sequence */
10280 #define MC_CMD_SATELLITE_DOWNLOAD_OUT_ERR_BAD_CHUNK_ID 0x200
10281 /* enum: Chunk length zero or too large */
10282 #define MC_CMD_SATELLITE_DOWNLOAD_OUT_ERR_BAD_CHUNK_LEN 0x201
10283 /* enum: Checksum was incorrect */
10284 #define MC_CMD_SATELLITE_DOWNLOAD_OUT_ERR_BAD_CHECKSUM 0x300
10285
10286
10287 /***********************************/
10288 /* MC_CMD_GET_CAPABILITIES
10289  * Get device capabilities.
10290  *
10291  * This is supplementary to the MC_CMD_GET_BOARD_CFG command, and intended to
10292  * reference inherent device capabilities as opposed to current NVRAM config.
10293  */
10294 #define MC_CMD_GET_CAPABILITIES 0xbe
10295 #undef  MC_CMD_0xbe_PRIVILEGE_CTG
10296
10297 #define MC_CMD_0xbe_PRIVILEGE_CTG SRIOV_CTG_GENERAL
10298
10299 /* MC_CMD_GET_CAPABILITIES_IN msgrequest */
10300 #define MC_CMD_GET_CAPABILITIES_IN_LEN 0
10301
10302 /* MC_CMD_GET_CAPABILITIES_OUT msgresponse */
10303 #define MC_CMD_GET_CAPABILITIES_OUT_LEN 20
10304 /* First word of flags. */
10305 #define MC_CMD_GET_CAPABILITIES_OUT_FLAGS1_OFST 0
10306 #define MC_CMD_GET_CAPABILITIES_OUT_FLAGS1_LEN 4
10307 #define MC_CMD_GET_CAPABILITIES_OUT_VPORT_RECONFIGURE_LBN 3
10308 #define MC_CMD_GET_CAPABILITIES_OUT_VPORT_RECONFIGURE_WIDTH 1
10309 #define MC_CMD_GET_CAPABILITIES_OUT_TX_STRIPING_LBN 4
10310 #define MC_CMD_GET_CAPABILITIES_OUT_TX_STRIPING_WIDTH 1
10311 #define MC_CMD_GET_CAPABILITIES_OUT_VADAPTOR_QUERY_LBN 5
10312 #define MC_CMD_GET_CAPABILITIES_OUT_VADAPTOR_QUERY_WIDTH 1
10313 #define MC_CMD_GET_CAPABILITIES_OUT_EVB_PORT_VLAN_RESTRICT_LBN 6
10314 #define MC_CMD_GET_CAPABILITIES_OUT_EVB_PORT_VLAN_RESTRICT_WIDTH 1
10315 #define MC_CMD_GET_CAPABILITIES_OUT_DRV_ATTACH_PREBOOT_LBN 7
10316 #define MC_CMD_GET_CAPABILITIES_OUT_DRV_ATTACH_PREBOOT_WIDTH 1
10317 #define MC_CMD_GET_CAPABILITIES_OUT_RX_FORCE_EVENT_MERGING_LBN 8
10318 #define MC_CMD_GET_CAPABILITIES_OUT_RX_FORCE_EVENT_MERGING_WIDTH 1
10319 #define MC_CMD_GET_CAPABILITIES_OUT_SET_MAC_ENHANCED_LBN 9
10320 #define MC_CMD_GET_CAPABILITIES_OUT_SET_MAC_ENHANCED_WIDTH 1
10321 #define MC_CMD_GET_CAPABILITIES_OUT_UNKNOWN_UCAST_DST_FILTER_ALWAYS_MULTI_RECIPIENT_LBN 10
10322 #define MC_CMD_GET_CAPABILITIES_OUT_UNKNOWN_UCAST_DST_FILTER_ALWAYS_MULTI_RECIPIENT_WIDTH 1
10323 #define MC_CMD_GET_CAPABILITIES_OUT_VADAPTOR_PERMIT_SET_MAC_WHEN_FILTERS_INSTALLED_LBN 11
10324 #define MC_CMD_GET_CAPABILITIES_OUT_VADAPTOR_PERMIT_SET_MAC_WHEN_FILTERS_INSTALLED_WIDTH 1
10325 #define MC_CMD_GET_CAPABILITIES_OUT_TX_MAC_SECURITY_FILTERING_LBN 12
10326 #define MC_CMD_GET_CAPABILITIES_OUT_TX_MAC_SECURITY_FILTERING_WIDTH 1
10327 #define MC_CMD_GET_CAPABILITIES_OUT_ADDITIONAL_RSS_MODES_LBN 13
10328 #define MC_CMD_GET_CAPABILITIES_OUT_ADDITIONAL_RSS_MODES_WIDTH 1
10329 #define MC_CMD_GET_CAPABILITIES_OUT_QBB_LBN 14
10330 #define MC_CMD_GET_CAPABILITIES_OUT_QBB_WIDTH 1
10331 #define MC_CMD_GET_CAPABILITIES_OUT_RX_PACKED_STREAM_VAR_BUFFERS_LBN 15
10332 #define MC_CMD_GET_CAPABILITIES_OUT_RX_PACKED_STREAM_VAR_BUFFERS_WIDTH 1
10333 #define MC_CMD_GET_CAPABILITIES_OUT_RX_RSS_LIMITED_LBN 16
10334 #define MC_CMD_GET_CAPABILITIES_OUT_RX_RSS_LIMITED_WIDTH 1
10335 #define MC_CMD_GET_CAPABILITIES_OUT_RX_PACKED_STREAM_LBN 17
10336 #define MC_CMD_GET_CAPABILITIES_OUT_RX_PACKED_STREAM_WIDTH 1
10337 #define MC_CMD_GET_CAPABILITIES_OUT_RX_INCLUDE_FCS_LBN 18
10338 #define MC_CMD_GET_CAPABILITIES_OUT_RX_INCLUDE_FCS_WIDTH 1
10339 #define MC_CMD_GET_CAPABILITIES_OUT_TX_VLAN_INSERTION_LBN 19
10340 #define MC_CMD_GET_CAPABILITIES_OUT_TX_VLAN_INSERTION_WIDTH 1
10341 #define MC_CMD_GET_CAPABILITIES_OUT_RX_VLAN_STRIPPING_LBN 20
10342 #define MC_CMD_GET_CAPABILITIES_OUT_RX_VLAN_STRIPPING_WIDTH 1
10343 #define MC_CMD_GET_CAPABILITIES_OUT_TX_TSO_LBN 21
10344 #define MC_CMD_GET_CAPABILITIES_OUT_TX_TSO_WIDTH 1
10345 #define MC_CMD_GET_CAPABILITIES_OUT_RX_PREFIX_LEN_0_LBN 22
10346 #define MC_CMD_GET_CAPABILITIES_OUT_RX_PREFIX_LEN_0_WIDTH 1
10347 #define MC_CMD_GET_CAPABILITIES_OUT_RX_PREFIX_LEN_14_LBN 23
10348 #define MC_CMD_GET_CAPABILITIES_OUT_RX_PREFIX_LEN_14_WIDTH 1
10349 #define MC_CMD_GET_CAPABILITIES_OUT_RX_TIMESTAMP_LBN 24
10350 #define MC_CMD_GET_CAPABILITIES_OUT_RX_TIMESTAMP_WIDTH 1
10351 #define MC_CMD_GET_CAPABILITIES_OUT_RX_BATCHING_LBN 25
10352 #define MC_CMD_GET_CAPABILITIES_OUT_RX_BATCHING_WIDTH 1
10353 #define MC_CMD_GET_CAPABILITIES_OUT_MCAST_FILTER_CHAINING_LBN 26
10354 #define MC_CMD_GET_CAPABILITIES_OUT_MCAST_FILTER_CHAINING_WIDTH 1
10355 #define MC_CMD_GET_CAPABILITIES_OUT_PM_AND_RXDP_COUNTERS_LBN 27
10356 #define MC_CMD_GET_CAPABILITIES_OUT_PM_AND_RXDP_COUNTERS_WIDTH 1
10357 #define MC_CMD_GET_CAPABILITIES_OUT_RX_DISABLE_SCATTER_LBN 28
10358 #define MC_CMD_GET_CAPABILITIES_OUT_RX_DISABLE_SCATTER_WIDTH 1
10359 #define MC_CMD_GET_CAPABILITIES_OUT_TX_MCAST_UDP_LOOPBACK_LBN 29
10360 #define MC_CMD_GET_CAPABILITIES_OUT_TX_MCAST_UDP_LOOPBACK_WIDTH 1
10361 #define MC_CMD_GET_CAPABILITIES_OUT_EVB_LBN 30
10362 #define MC_CMD_GET_CAPABILITIES_OUT_EVB_WIDTH 1
10363 #define MC_CMD_GET_CAPABILITIES_OUT_VXLAN_NVGRE_LBN 31
10364 #define MC_CMD_GET_CAPABILITIES_OUT_VXLAN_NVGRE_WIDTH 1
10365 /* RxDPCPU firmware id. */
10366 #define MC_CMD_GET_CAPABILITIES_OUT_RX_DPCPU_FW_ID_OFST 4
10367 #define MC_CMD_GET_CAPABILITIES_OUT_RX_DPCPU_FW_ID_LEN 2
10368 /* enum: Standard RXDP firmware */
10369 #define MC_CMD_GET_CAPABILITIES_OUT_RXDP 0x0
10370 /* enum: Low latency RXDP firmware */
10371 #define MC_CMD_GET_CAPABILITIES_OUT_RXDP_LOW_LATENCY 0x1
10372 /* enum: Packed stream RXDP firmware */
10373 #define MC_CMD_GET_CAPABILITIES_OUT_RXDP_PACKED_STREAM 0x2
10374 /* enum: Rules engine RXDP firmware */
10375 #define MC_CMD_GET_CAPABILITIES_OUT_RXDP_RULES_ENGINE 0x5
10376 /* enum: DPDK RXDP firmware */
10377 #define MC_CMD_GET_CAPABILITIES_OUT_RXDP_DPDK 0x6
10378 /* enum: BIST RXDP firmware */
10379 #define MC_CMD_GET_CAPABILITIES_OUT_RXDP_BIST 0x10a
10380 /* enum: RXDP Test firmware image 1 */
10381 #define MC_CMD_GET_CAPABILITIES_OUT_RXDP_TEST_FW_TO_MC_CUT_THROUGH 0x101
10382 /* enum: RXDP Test firmware image 2 */
10383 #define MC_CMD_GET_CAPABILITIES_OUT_RXDP_TEST_FW_TO_MC_STORE_FORWARD 0x102
10384 /* enum: RXDP Test firmware image 3 */
10385 #define MC_CMD_GET_CAPABILITIES_OUT_RXDP_TEST_FW_TO_MC_STORE_FORWARD_FIRST 0x103
10386 /* enum: RXDP Test firmware image 4 */
10387 #define MC_CMD_GET_CAPABILITIES_OUT_RXDP_TEST_EVERY_EVENT_BATCHABLE 0x104
10388 /* enum: RXDP Test firmware image 5 */
10389 #define MC_CMD_GET_CAPABILITIES_OUT_RXDP_TEST_BACKPRESSURE 0x105
10390 /* enum: RXDP Test firmware image 6 */
10391 #define MC_CMD_GET_CAPABILITIES_OUT_RXDP_TEST_FW_PACKET_EDITS 0x106
10392 /* enum: RXDP Test firmware image 7 */
10393 #define MC_CMD_GET_CAPABILITIES_OUT_RXDP_TEST_FW_RX_HDR_SPLIT 0x107
10394 /* enum: RXDP Test firmware image 8 */
10395 #define MC_CMD_GET_CAPABILITIES_OUT_RXDP_TEST_FW_DISABLE_DL 0x108
10396 /* enum: RXDP Test firmware image 9 */
10397 #define MC_CMD_GET_CAPABILITIES_OUT_RXDP_TEST_FW_DOORBELL_DELAY 0x10b
10398 /* enum: RXDP Test firmware image 10 */
10399 #define MC_CMD_GET_CAPABILITIES_OUT_RXDP_TEST_FW_SLOW 0x10c
10400 /* TxDPCPU firmware id. */
10401 #define MC_CMD_GET_CAPABILITIES_OUT_TX_DPCPU_FW_ID_OFST 6
10402 #define MC_CMD_GET_CAPABILITIES_OUT_TX_DPCPU_FW_ID_LEN 2
10403 /* enum: Standard TXDP firmware */
10404 #define MC_CMD_GET_CAPABILITIES_OUT_TXDP 0x0
10405 /* enum: Low latency TXDP firmware */
10406 #define MC_CMD_GET_CAPABILITIES_OUT_TXDP_LOW_LATENCY 0x1
10407 /* enum: High packet rate TXDP firmware */
10408 #define MC_CMD_GET_CAPABILITIES_OUT_TXDP_HIGH_PACKET_RATE 0x3
10409 /* enum: Rules engine TXDP firmware */
10410 #define MC_CMD_GET_CAPABILITIES_OUT_TXDP_RULES_ENGINE 0x5
10411 /* enum: DPDK TXDP firmware */
10412 #define MC_CMD_GET_CAPABILITIES_OUT_TXDP_DPDK 0x6
10413 /* enum: BIST TXDP firmware */
10414 #define MC_CMD_GET_CAPABILITIES_OUT_TXDP_BIST 0x12d
10415 /* enum: TXDP Test firmware image 1 */
10416 #define MC_CMD_GET_CAPABILITIES_OUT_TXDP_TEST_FW_TSO_EDIT 0x101
10417 /* enum: TXDP Test firmware image 2 */
10418 #define MC_CMD_GET_CAPABILITIES_OUT_TXDP_TEST_FW_PACKET_EDITS 0x102
10419 /* enum: TXDP CSR bus test firmware */
10420 #define MC_CMD_GET_CAPABILITIES_OUT_TXDP_TEST_FW_CSR 0x103
10421 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_VERSION_OFST 8
10422 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_VERSION_LEN 2
10423 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_VERSION_REV_LBN 0
10424 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_VERSION_REV_WIDTH 12
10425 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_VERSION_TYPE_LBN 12
10426 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_VERSION_TYPE_WIDTH 4
10427 /* enum: reserved value - do not use (may indicate alternative interpretation
10428  * of REV field in future)
10429  */
10430 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_TYPE_RESERVED 0x0
10431 /* enum: Trivial RX PD firmware for early Huntington development (Huntington
10432  * development only)
10433  */
10434 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_TYPE_FIRST_PKT 0x1
10435 /* enum: RX PD firmware for telemetry prototyping (Medford2 development only)
10436  */
10437 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_TYPE_TESTFW_TELEMETRY 0x1
10438 /* enum: RX PD firmware with approximately Siena-compatible behaviour
10439  * (Huntington development only)
10440  */
10441 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_TYPE_SIENA_COMPAT 0x2
10442 /* enum: Full featured RX PD production firmware */
10443 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_TYPE_FULL_FEATURED 0x3
10444 /* enum: (deprecated original name for the FULL_FEATURED variant) */
10445 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_TYPE_VSWITCH 0x3
10446 /* enum: siena_compat variant RX PD firmware using PM rather than MAC
10447  * (Huntington development only)
10448  */
10449 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_TYPE_SIENA_COMPAT_PM 0x4
10450 /* enum: Low latency RX PD production firmware */
10451 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_TYPE_LOW_LATENCY 0x5
10452 /* enum: Packed stream RX PD production firmware */
10453 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_TYPE_PACKED_STREAM 0x6
10454 /* enum: RX PD firmware handling layer 2 only for high packet rate performance
10455  * tests (Medford development only)
10456  */
10457 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_TYPE_LAYER2_PERF 0x7
10458 /* enum: Rules engine RX PD production firmware */
10459 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_TYPE_RULES_ENGINE 0x8
10460 /* enum: Custom firmware variant (see SF-119495-PD and bug69716) */
10461 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_TYPE_L3XUDP 0x9
10462 /* enum: DPDK RX PD production firmware */
10463 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_TYPE_DPDK 0xa
10464 /* enum: RX PD firmware for GUE parsing prototype (Medford development only) */
10465 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_TYPE_TESTFW_GUE_PROTOTYPE 0xe
10466 /* enum: RX PD firmware parsing but not filtering network overlay tunnel
10467  * encapsulations (Medford development only)
10468  */
10469 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_TYPE_TESTFW_ENCAP_PARSING_ONLY 0xf
10470 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_VERSION_OFST 10
10471 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_VERSION_LEN 2
10472 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_VERSION_REV_LBN 0
10473 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_VERSION_REV_WIDTH 12
10474 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_VERSION_TYPE_LBN 12
10475 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_VERSION_TYPE_WIDTH 4
10476 /* enum: reserved value - do not use (may indicate alternative interpretation
10477  * of REV field in future)
10478  */
10479 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_TYPE_RESERVED 0x0
10480 /* enum: Trivial TX PD firmware for early Huntington development (Huntington
10481  * development only)
10482  */
10483 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_TYPE_FIRST_PKT 0x1
10484 /* enum: TX PD firmware for telemetry prototyping (Medford2 development only)
10485  */
10486 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_TYPE_TESTFW_TELEMETRY 0x1
10487 /* enum: TX PD firmware with approximately Siena-compatible behaviour
10488  * (Huntington development only)
10489  */
10490 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_TYPE_SIENA_COMPAT 0x2
10491 /* enum: Full featured TX PD production firmware */
10492 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_TYPE_FULL_FEATURED 0x3
10493 /* enum: (deprecated original name for the FULL_FEATURED variant) */
10494 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_TYPE_VSWITCH 0x3
10495 /* enum: siena_compat variant TX PD firmware using PM rather than MAC
10496  * (Huntington development only)
10497  */
10498 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_TYPE_SIENA_COMPAT_PM 0x4
10499 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_TYPE_LOW_LATENCY 0x5 /* enum */
10500 /* enum: TX PD firmware handling layer 2 only for high packet rate performance
10501  * tests (Medford development only)
10502  */
10503 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_TYPE_LAYER2_PERF 0x7
10504 /* enum: Rules engine TX PD production firmware */
10505 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_TYPE_RULES_ENGINE 0x8
10506 /* enum: Custom firmware variant (see SF-119495-PD and bug69716) */
10507 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_TYPE_L3XUDP 0x9
10508 /* enum: DPDK TX PD production firmware */
10509 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_TYPE_DPDK 0xa
10510 /* enum: RX PD firmware for GUE parsing prototype (Medford development only) */
10511 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_TYPE_TESTFW_GUE_PROTOTYPE 0xe
10512 /* Hardware capabilities of NIC */
10513 #define MC_CMD_GET_CAPABILITIES_OUT_HW_CAPABILITIES_OFST 12
10514 #define MC_CMD_GET_CAPABILITIES_OUT_HW_CAPABILITIES_LEN 4
10515 /* Licensed capabilities */
10516 #define MC_CMD_GET_CAPABILITIES_OUT_LICENSE_CAPABILITIES_OFST 16
10517 #define MC_CMD_GET_CAPABILITIES_OUT_LICENSE_CAPABILITIES_LEN 4
10518
10519 /* MC_CMD_GET_CAPABILITIES_V2_IN msgrequest */
10520 #define MC_CMD_GET_CAPABILITIES_V2_IN_LEN 0
10521
10522 /* MC_CMD_GET_CAPABILITIES_V2_OUT msgresponse */
10523 #define MC_CMD_GET_CAPABILITIES_V2_OUT_LEN 72
10524 /* First word of flags. */
10525 #define MC_CMD_GET_CAPABILITIES_V2_OUT_FLAGS1_OFST 0
10526 #define MC_CMD_GET_CAPABILITIES_V2_OUT_FLAGS1_LEN 4
10527 #define MC_CMD_GET_CAPABILITIES_V2_OUT_VPORT_RECONFIGURE_LBN 3
10528 #define MC_CMD_GET_CAPABILITIES_V2_OUT_VPORT_RECONFIGURE_WIDTH 1
10529 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_STRIPING_LBN 4
10530 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_STRIPING_WIDTH 1
10531 #define MC_CMD_GET_CAPABILITIES_V2_OUT_VADAPTOR_QUERY_LBN 5
10532 #define MC_CMD_GET_CAPABILITIES_V2_OUT_VADAPTOR_QUERY_WIDTH 1
10533 #define MC_CMD_GET_CAPABILITIES_V2_OUT_EVB_PORT_VLAN_RESTRICT_LBN 6
10534 #define MC_CMD_GET_CAPABILITIES_V2_OUT_EVB_PORT_VLAN_RESTRICT_WIDTH 1
10535 #define MC_CMD_GET_CAPABILITIES_V2_OUT_DRV_ATTACH_PREBOOT_LBN 7
10536 #define MC_CMD_GET_CAPABILITIES_V2_OUT_DRV_ATTACH_PREBOOT_WIDTH 1
10537 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_FORCE_EVENT_MERGING_LBN 8
10538 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_FORCE_EVENT_MERGING_WIDTH 1
10539 #define MC_CMD_GET_CAPABILITIES_V2_OUT_SET_MAC_ENHANCED_LBN 9
10540 #define MC_CMD_GET_CAPABILITIES_V2_OUT_SET_MAC_ENHANCED_WIDTH 1
10541 #define MC_CMD_GET_CAPABILITIES_V2_OUT_UNKNOWN_UCAST_DST_FILTER_ALWAYS_MULTI_RECIPIENT_LBN 10
10542 #define MC_CMD_GET_CAPABILITIES_V2_OUT_UNKNOWN_UCAST_DST_FILTER_ALWAYS_MULTI_RECIPIENT_WIDTH 1
10543 #define MC_CMD_GET_CAPABILITIES_V2_OUT_VADAPTOR_PERMIT_SET_MAC_WHEN_FILTERS_INSTALLED_LBN 11
10544 #define MC_CMD_GET_CAPABILITIES_V2_OUT_VADAPTOR_PERMIT_SET_MAC_WHEN_FILTERS_INSTALLED_WIDTH 1
10545 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_MAC_SECURITY_FILTERING_LBN 12
10546 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_MAC_SECURITY_FILTERING_WIDTH 1
10547 #define MC_CMD_GET_CAPABILITIES_V2_OUT_ADDITIONAL_RSS_MODES_LBN 13
10548 #define MC_CMD_GET_CAPABILITIES_V2_OUT_ADDITIONAL_RSS_MODES_WIDTH 1
10549 #define MC_CMD_GET_CAPABILITIES_V2_OUT_QBB_LBN 14
10550 #define MC_CMD_GET_CAPABILITIES_V2_OUT_QBB_WIDTH 1
10551 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_PACKED_STREAM_VAR_BUFFERS_LBN 15
10552 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_PACKED_STREAM_VAR_BUFFERS_WIDTH 1
10553 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_RSS_LIMITED_LBN 16
10554 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_RSS_LIMITED_WIDTH 1
10555 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_PACKED_STREAM_LBN 17
10556 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_PACKED_STREAM_WIDTH 1
10557 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_INCLUDE_FCS_LBN 18
10558 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_INCLUDE_FCS_WIDTH 1
10559 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_VLAN_INSERTION_LBN 19
10560 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_VLAN_INSERTION_WIDTH 1
10561 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_VLAN_STRIPPING_LBN 20
10562 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_VLAN_STRIPPING_WIDTH 1
10563 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_TSO_LBN 21
10564 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_TSO_WIDTH 1
10565 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_PREFIX_LEN_0_LBN 22
10566 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_PREFIX_LEN_0_WIDTH 1
10567 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_PREFIX_LEN_14_LBN 23
10568 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_PREFIX_LEN_14_WIDTH 1
10569 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_TIMESTAMP_LBN 24
10570 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_TIMESTAMP_WIDTH 1
10571 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_BATCHING_LBN 25
10572 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_BATCHING_WIDTH 1
10573 #define MC_CMD_GET_CAPABILITIES_V2_OUT_MCAST_FILTER_CHAINING_LBN 26
10574 #define MC_CMD_GET_CAPABILITIES_V2_OUT_MCAST_FILTER_CHAINING_WIDTH 1
10575 #define MC_CMD_GET_CAPABILITIES_V2_OUT_PM_AND_RXDP_COUNTERS_LBN 27
10576 #define MC_CMD_GET_CAPABILITIES_V2_OUT_PM_AND_RXDP_COUNTERS_WIDTH 1
10577 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_DISABLE_SCATTER_LBN 28
10578 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_DISABLE_SCATTER_WIDTH 1
10579 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_MCAST_UDP_LOOPBACK_LBN 29
10580 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_MCAST_UDP_LOOPBACK_WIDTH 1
10581 #define MC_CMD_GET_CAPABILITIES_V2_OUT_EVB_LBN 30
10582 #define MC_CMD_GET_CAPABILITIES_V2_OUT_EVB_WIDTH 1
10583 #define MC_CMD_GET_CAPABILITIES_V2_OUT_VXLAN_NVGRE_LBN 31
10584 #define MC_CMD_GET_CAPABILITIES_V2_OUT_VXLAN_NVGRE_WIDTH 1
10585 /* RxDPCPU firmware id. */
10586 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_DPCPU_FW_ID_OFST 4
10587 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_DPCPU_FW_ID_LEN 2
10588 /* enum: Standard RXDP firmware */
10589 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXDP 0x0
10590 /* enum: Low latency RXDP firmware */
10591 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXDP_LOW_LATENCY 0x1
10592 /* enum: Packed stream RXDP firmware */
10593 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXDP_PACKED_STREAM 0x2
10594 /* enum: Rules engine RXDP firmware */
10595 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXDP_RULES_ENGINE 0x5
10596 /* enum: DPDK RXDP firmware */
10597 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXDP_DPDK 0x6
10598 /* enum: BIST RXDP firmware */
10599 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXDP_BIST 0x10a
10600 /* enum: RXDP Test firmware image 1 */
10601 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXDP_TEST_FW_TO_MC_CUT_THROUGH 0x101
10602 /* enum: RXDP Test firmware image 2 */
10603 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXDP_TEST_FW_TO_MC_STORE_FORWARD 0x102
10604 /* enum: RXDP Test firmware image 3 */
10605 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXDP_TEST_FW_TO_MC_STORE_FORWARD_FIRST 0x103
10606 /* enum: RXDP Test firmware image 4 */
10607 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXDP_TEST_EVERY_EVENT_BATCHABLE 0x104
10608 /* enum: RXDP Test firmware image 5 */
10609 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXDP_TEST_BACKPRESSURE 0x105
10610 /* enum: RXDP Test firmware image 6 */
10611 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXDP_TEST_FW_PACKET_EDITS 0x106
10612 /* enum: RXDP Test firmware image 7 */
10613 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXDP_TEST_FW_RX_HDR_SPLIT 0x107
10614 /* enum: RXDP Test firmware image 8 */
10615 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXDP_TEST_FW_DISABLE_DL 0x108
10616 /* enum: RXDP Test firmware image 9 */
10617 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXDP_TEST_FW_DOORBELL_DELAY 0x10b
10618 /* enum: RXDP Test firmware image 10 */
10619 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXDP_TEST_FW_SLOW 0x10c
10620 /* TxDPCPU firmware id. */
10621 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_DPCPU_FW_ID_OFST 6
10622 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_DPCPU_FW_ID_LEN 2
10623 /* enum: Standard TXDP firmware */
10624 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXDP 0x0
10625 /* enum: Low latency TXDP firmware */
10626 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXDP_LOW_LATENCY 0x1
10627 /* enum: High packet rate TXDP firmware */
10628 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXDP_HIGH_PACKET_RATE 0x3
10629 /* enum: Rules engine TXDP firmware */
10630 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXDP_RULES_ENGINE 0x5
10631 /* enum: DPDK TXDP firmware */
10632 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXDP_DPDK 0x6
10633 /* enum: BIST TXDP firmware */
10634 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXDP_BIST 0x12d
10635 /* enum: TXDP Test firmware image 1 */
10636 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXDP_TEST_FW_TSO_EDIT 0x101
10637 /* enum: TXDP Test firmware image 2 */
10638 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXDP_TEST_FW_PACKET_EDITS 0x102
10639 /* enum: TXDP CSR bus test firmware */
10640 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXDP_TEST_FW_CSR 0x103
10641 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_VERSION_OFST 8
10642 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_VERSION_LEN 2
10643 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_VERSION_REV_LBN 0
10644 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_VERSION_REV_WIDTH 12
10645 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_VERSION_TYPE_LBN 12
10646 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_VERSION_TYPE_WIDTH 4
10647 /* enum: reserved value - do not use (may indicate alternative interpretation
10648  * of REV field in future)
10649  */
10650 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_TYPE_RESERVED 0x0
10651 /* enum: Trivial RX PD firmware for early Huntington development (Huntington
10652  * development only)
10653  */
10654 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_TYPE_FIRST_PKT 0x1
10655 /* enum: RX PD firmware for telemetry prototyping (Medford2 development only)
10656  */
10657 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_TYPE_TESTFW_TELEMETRY 0x1
10658 /* enum: RX PD firmware with approximately Siena-compatible behaviour
10659  * (Huntington development only)
10660  */
10661 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_TYPE_SIENA_COMPAT 0x2
10662 /* enum: Full featured RX PD production firmware */
10663 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_TYPE_FULL_FEATURED 0x3
10664 /* enum: (deprecated original name for the FULL_FEATURED variant) */
10665 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_TYPE_VSWITCH 0x3
10666 /* enum: siena_compat variant RX PD firmware using PM rather than MAC
10667  * (Huntington development only)
10668  */
10669 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_TYPE_SIENA_COMPAT_PM 0x4
10670 /* enum: Low latency RX PD production firmware */
10671 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_TYPE_LOW_LATENCY 0x5
10672 /* enum: Packed stream RX PD production firmware */
10673 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_TYPE_PACKED_STREAM 0x6
10674 /* enum: RX PD firmware handling layer 2 only for high packet rate performance
10675  * tests (Medford development only)
10676  */
10677 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_TYPE_LAYER2_PERF 0x7
10678 /* enum: Rules engine RX PD production firmware */
10679 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_TYPE_RULES_ENGINE 0x8
10680 /* enum: Custom firmware variant (see SF-119495-PD and bug69716) */
10681 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_TYPE_L3XUDP 0x9
10682 /* enum: DPDK RX PD production firmware */
10683 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_TYPE_DPDK 0xa
10684 /* enum: RX PD firmware for GUE parsing prototype (Medford development only) */
10685 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_TYPE_TESTFW_GUE_PROTOTYPE 0xe
10686 /* enum: RX PD firmware parsing but not filtering network overlay tunnel
10687  * encapsulations (Medford development only)
10688  */
10689 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_TYPE_TESTFW_ENCAP_PARSING_ONLY 0xf
10690 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_VERSION_OFST 10
10691 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_VERSION_LEN 2
10692 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_VERSION_REV_LBN 0
10693 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_VERSION_REV_WIDTH 12
10694 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_VERSION_TYPE_LBN 12
10695 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_VERSION_TYPE_WIDTH 4
10696 /* enum: reserved value - do not use (may indicate alternative interpretation
10697  * of REV field in future)
10698  */
10699 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_TYPE_RESERVED 0x0
10700 /* enum: Trivial TX PD firmware for early Huntington development (Huntington
10701  * development only)
10702  */
10703 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_TYPE_FIRST_PKT 0x1
10704 /* enum: TX PD firmware for telemetry prototyping (Medford2 development only)
10705  */
10706 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_TYPE_TESTFW_TELEMETRY 0x1
10707 /* enum: TX PD firmware with approximately Siena-compatible behaviour
10708  * (Huntington development only)
10709  */
10710 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_TYPE_SIENA_COMPAT 0x2
10711 /* enum: Full featured TX PD production firmware */
10712 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_TYPE_FULL_FEATURED 0x3
10713 /* enum: (deprecated original name for the FULL_FEATURED variant) */
10714 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_TYPE_VSWITCH 0x3
10715 /* enum: siena_compat variant TX PD firmware using PM rather than MAC
10716  * (Huntington development only)
10717  */
10718 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_TYPE_SIENA_COMPAT_PM 0x4
10719 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_TYPE_LOW_LATENCY 0x5 /* enum */
10720 /* enum: TX PD firmware handling layer 2 only for high packet rate performance
10721  * tests (Medford development only)
10722  */
10723 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_TYPE_LAYER2_PERF 0x7
10724 /* enum: Rules engine TX PD production firmware */
10725 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_TYPE_RULES_ENGINE 0x8
10726 /* enum: Custom firmware variant (see SF-119495-PD and bug69716) */
10727 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_TYPE_L3XUDP 0x9
10728 /* enum: DPDK TX PD production firmware */
10729 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_TYPE_DPDK 0xa
10730 /* enum: RX PD firmware for GUE parsing prototype (Medford development only) */
10731 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_TYPE_TESTFW_GUE_PROTOTYPE 0xe
10732 /* Hardware capabilities of NIC */
10733 #define MC_CMD_GET_CAPABILITIES_V2_OUT_HW_CAPABILITIES_OFST 12
10734 #define MC_CMD_GET_CAPABILITIES_V2_OUT_HW_CAPABILITIES_LEN 4
10735 /* Licensed capabilities */
10736 #define MC_CMD_GET_CAPABILITIES_V2_OUT_LICENSE_CAPABILITIES_OFST 16
10737 #define MC_CMD_GET_CAPABILITIES_V2_OUT_LICENSE_CAPABILITIES_LEN 4
10738 /* Second word of flags. Not present on older firmware (check the length). */
10739 #define MC_CMD_GET_CAPABILITIES_V2_OUT_FLAGS2_OFST 20
10740 #define MC_CMD_GET_CAPABILITIES_V2_OUT_FLAGS2_LEN 4
10741 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_TSO_V2_LBN 0
10742 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_TSO_V2_WIDTH 1
10743 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_TSO_V2_ENCAP_LBN 1
10744 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_TSO_V2_ENCAP_WIDTH 1
10745 #define MC_CMD_GET_CAPABILITIES_V2_OUT_EVQ_TIMER_CTRL_LBN 2
10746 #define MC_CMD_GET_CAPABILITIES_V2_OUT_EVQ_TIMER_CTRL_WIDTH 1
10747 #define MC_CMD_GET_CAPABILITIES_V2_OUT_EVENT_CUT_THROUGH_LBN 3
10748 #define MC_CMD_GET_CAPABILITIES_V2_OUT_EVENT_CUT_THROUGH_WIDTH 1
10749 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_CUT_THROUGH_LBN 4
10750 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_CUT_THROUGH_WIDTH 1
10751 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_VFIFO_ULL_MODE_LBN 5
10752 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_VFIFO_ULL_MODE_WIDTH 1
10753 #define MC_CMD_GET_CAPABILITIES_V2_OUT_MAC_STATS_40G_TX_SIZE_BINS_LBN 6
10754 #define MC_CMD_GET_CAPABILITIES_V2_OUT_MAC_STATS_40G_TX_SIZE_BINS_WIDTH 1
10755 #define MC_CMD_GET_CAPABILITIES_V2_OUT_INIT_EVQ_V2_LBN 7
10756 #define MC_CMD_GET_CAPABILITIES_V2_OUT_INIT_EVQ_V2_WIDTH 1
10757 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_MAC_TIMESTAMPING_LBN 8
10758 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_MAC_TIMESTAMPING_WIDTH 1
10759 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_TIMESTAMP_LBN 9
10760 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_TIMESTAMP_WIDTH 1
10761 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_SNIFF_LBN 10
10762 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_SNIFF_WIDTH 1
10763 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_SNIFF_LBN 11
10764 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_SNIFF_WIDTH 1
10765 #define MC_CMD_GET_CAPABILITIES_V2_OUT_NVRAM_UPDATE_REPORT_VERIFY_RESULT_LBN 12
10766 #define MC_CMD_GET_CAPABILITIES_V2_OUT_NVRAM_UPDATE_REPORT_VERIFY_RESULT_WIDTH 1
10767 #define MC_CMD_GET_CAPABILITIES_V2_OUT_MCDI_BACKGROUND_LBN 13
10768 #define MC_CMD_GET_CAPABILITIES_V2_OUT_MCDI_BACKGROUND_WIDTH 1
10769 #define MC_CMD_GET_CAPABILITIES_V2_OUT_MCDI_DB_RETURN_LBN 14
10770 #define MC_CMD_GET_CAPABILITIES_V2_OUT_MCDI_DB_RETURN_WIDTH 1
10771 #define MC_CMD_GET_CAPABILITIES_V2_OUT_CTPIO_LBN 15
10772 #define MC_CMD_GET_CAPABILITIES_V2_OUT_CTPIO_WIDTH 1
10773 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TSA_SUPPORT_LBN 16
10774 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TSA_SUPPORT_WIDTH 1
10775 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TSA_BOUND_LBN 17
10776 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TSA_BOUND_WIDTH 1
10777 #define MC_CMD_GET_CAPABILITIES_V2_OUT_SF_ADAPTER_AUTHENTICATION_LBN 18
10778 #define MC_CMD_GET_CAPABILITIES_V2_OUT_SF_ADAPTER_AUTHENTICATION_WIDTH 1
10779 #define MC_CMD_GET_CAPABILITIES_V2_OUT_FILTER_ACTION_FLAG_LBN 19
10780 #define MC_CMD_GET_CAPABILITIES_V2_OUT_FILTER_ACTION_FLAG_WIDTH 1
10781 #define MC_CMD_GET_CAPABILITIES_V2_OUT_FILTER_ACTION_MARK_LBN 20
10782 #define MC_CMD_GET_CAPABILITIES_V2_OUT_FILTER_ACTION_MARK_WIDTH 1
10783 #define MC_CMD_GET_CAPABILITIES_V2_OUT_EQUAL_STRIDE_SUPER_BUFFER_LBN 21
10784 #define MC_CMD_GET_CAPABILITIES_V2_OUT_EQUAL_STRIDE_SUPER_BUFFER_WIDTH 1
10785 #define MC_CMD_GET_CAPABILITIES_V2_OUT_EQUAL_STRIDE_PACKED_STREAM_LBN 21
10786 #define MC_CMD_GET_CAPABILITIES_V2_OUT_EQUAL_STRIDE_PACKED_STREAM_WIDTH 1
10787 #define MC_CMD_GET_CAPABILITIES_V2_OUT_L3XUDP_SUPPORT_LBN 22
10788 #define MC_CMD_GET_CAPABILITIES_V2_OUT_L3XUDP_SUPPORT_WIDTH 1
10789 #define MC_CMD_GET_CAPABILITIES_V2_OUT_FW_SUBVARIANT_NO_TX_CSUM_LBN 23
10790 #define MC_CMD_GET_CAPABILITIES_V2_OUT_FW_SUBVARIANT_NO_TX_CSUM_WIDTH 1
10791 #define MC_CMD_GET_CAPABILITIES_V2_OUT_VI_SPREADING_LBN 24
10792 #define MC_CMD_GET_CAPABILITIES_V2_OUT_VI_SPREADING_WIDTH 1
10793 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXDP_HLB_IDLE_LBN 25
10794 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXDP_HLB_IDLE_WIDTH 1
10795 #define MC_CMD_GET_CAPABILITIES_V2_OUT_INIT_RXQ_NO_CONT_EV_LBN 26
10796 #define MC_CMD_GET_CAPABILITIES_V2_OUT_INIT_RXQ_NO_CONT_EV_WIDTH 1
10797 #define MC_CMD_GET_CAPABILITIES_V2_OUT_INIT_RXQ_WITH_BUFFER_SIZE_LBN 27
10798 #define MC_CMD_GET_CAPABILITIES_V2_OUT_INIT_RXQ_WITH_BUFFER_SIZE_WIDTH 1
10799 #define MC_CMD_GET_CAPABILITIES_V2_OUT_BUNDLE_UPDATE_LBN 28
10800 #define MC_CMD_GET_CAPABILITIES_V2_OUT_BUNDLE_UPDATE_WIDTH 1
10801 /* Number of FATSOv2 contexts per datapath supported by this NIC. Not present
10802  * on older firmware (check the length).
10803  */
10804 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_TSO_V2_N_CONTEXTS_OFST 24
10805 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_TSO_V2_N_CONTEXTS_LEN 2
10806 /* One byte per PF containing the number of the external port assigned to this
10807  * PF, indexed by PF number. Special values indicate that a PF is either not
10808  * present or not assigned.
10809  */
10810 #define MC_CMD_GET_CAPABILITIES_V2_OUT_PFS_TO_PORTS_ASSIGNMENT_OFST 26
10811 #define MC_CMD_GET_CAPABILITIES_V2_OUT_PFS_TO_PORTS_ASSIGNMENT_LEN 1
10812 #define MC_CMD_GET_CAPABILITIES_V2_OUT_PFS_TO_PORTS_ASSIGNMENT_NUM 16
10813 /* enum: The caller is not permitted to access information on this PF. */
10814 #define MC_CMD_GET_CAPABILITIES_V2_OUT_ACCESS_NOT_PERMITTED 0xff
10815 /* enum: PF does not exist. */
10816 #define MC_CMD_GET_CAPABILITIES_V2_OUT_PF_NOT_PRESENT 0xfe
10817 /* enum: PF does exist but is not assigned to any external port. */
10818 #define MC_CMD_GET_CAPABILITIES_V2_OUT_PF_NOT_ASSIGNED 0xfd
10819 /* enum: This value indicates that PF is assigned, but it cannot be expressed
10820  * in this field. It is intended for a possible future situation where a more
10821  * complex scheme of PFs to ports mapping is being used. The future driver
10822  * should look for a new field supporting the new scheme. The current/old
10823  * driver should treat this value as PF_NOT_ASSIGNED.
10824  */
10825 #define MC_CMD_GET_CAPABILITIES_V2_OUT_INCOMPATIBLE_ASSIGNMENT 0xfc
10826 /* One byte per PF containing the number of its VFs, indexed by PF number. A
10827  * special value indicates that a PF is not present.
10828  */
10829 #define MC_CMD_GET_CAPABILITIES_V2_OUT_NUM_VFS_PER_PF_OFST 42
10830 #define MC_CMD_GET_CAPABILITIES_V2_OUT_NUM_VFS_PER_PF_LEN 1
10831 #define MC_CMD_GET_CAPABILITIES_V2_OUT_NUM_VFS_PER_PF_NUM 16
10832 /* enum: The caller is not permitted to access information on this PF. */
10833 /*               MC_CMD_GET_CAPABILITIES_V2_OUT_ACCESS_NOT_PERMITTED 0xff */
10834 /* enum: PF does not exist. */
10835 /*               MC_CMD_GET_CAPABILITIES_V2_OUT_PF_NOT_PRESENT 0xfe */
10836 /* Number of VIs available for each external port */
10837 #define MC_CMD_GET_CAPABILITIES_V2_OUT_NUM_VIS_PER_PORT_OFST 58
10838 #define MC_CMD_GET_CAPABILITIES_V2_OUT_NUM_VIS_PER_PORT_LEN 2
10839 #define MC_CMD_GET_CAPABILITIES_V2_OUT_NUM_VIS_PER_PORT_NUM 4
10840 /* Size of RX descriptor cache expressed as binary logarithm The actual size
10841  * equals (2 ^ RX_DESC_CACHE_SIZE)
10842  */
10843 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_DESC_CACHE_SIZE_OFST 66
10844 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_DESC_CACHE_SIZE_LEN 1
10845 /* Size of TX descriptor cache expressed as binary logarithm The actual size
10846  * equals (2 ^ TX_DESC_CACHE_SIZE)
10847  */
10848 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_DESC_CACHE_SIZE_OFST 67
10849 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_DESC_CACHE_SIZE_LEN 1
10850 /* Total number of available PIO buffers */
10851 #define MC_CMD_GET_CAPABILITIES_V2_OUT_NUM_PIO_BUFFS_OFST 68
10852 #define MC_CMD_GET_CAPABILITIES_V2_OUT_NUM_PIO_BUFFS_LEN 2
10853 /* Size of a single PIO buffer */
10854 #define MC_CMD_GET_CAPABILITIES_V2_OUT_SIZE_PIO_BUFF_OFST 70
10855 #define MC_CMD_GET_CAPABILITIES_V2_OUT_SIZE_PIO_BUFF_LEN 2
10856
10857 /* MC_CMD_GET_CAPABILITIES_V3_OUT msgresponse */
10858 #define MC_CMD_GET_CAPABILITIES_V3_OUT_LEN 76
10859 /* First word of flags. */
10860 #define MC_CMD_GET_CAPABILITIES_V3_OUT_FLAGS1_OFST 0
10861 #define MC_CMD_GET_CAPABILITIES_V3_OUT_FLAGS1_LEN 4
10862 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VPORT_RECONFIGURE_LBN 3
10863 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VPORT_RECONFIGURE_WIDTH 1
10864 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_STRIPING_LBN 4
10865 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_STRIPING_WIDTH 1
10866 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VADAPTOR_QUERY_LBN 5
10867 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VADAPTOR_QUERY_WIDTH 1
10868 #define MC_CMD_GET_CAPABILITIES_V3_OUT_EVB_PORT_VLAN_RESTRICT_LBN 6
10869 #define MC_CMD_GET_CAPABILITIES_V3_OUT_EVB_PORT_VLAN_RESTRICT_WIDTH 1
10870 #define MC_CMD_GET_CAPABILITIES_V3_OUT_DRV_ATTACH_PREBOOT_LBN 7
10871 #define MC_CMD_GET_CAPABILITIES_V3_OUT_DRV_ATTACH_PREBOOT_WIDTH 1
10872 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_FORCE_EVENT_MERGING_LBN 8
10873 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_FORCE_EVENT_MERGING_WIDTH 1
10874 #define MC_CMD_GET_CAPABILITIES_V3_OUT_SET_MAC_ENHANCED_LBN 9
10875 #define MC_CMD_GET_CAPABILITIES_V3_OUT_SET_MAC_ENHANCED_WIDTH 1
10876 #define MC_CMD_GET_CAPABILITIES_V3_OUT_UNKNOWN_UCAST_DST_FILTER_ALWAYS_MULTI_RECIPIENT_LBN 10
10877 #define MC_CMD_GET_CAPABILITIES_V3_OUT_UNKNOWN_UCAST_DST_FILTER_ALWAYS_MULTI_RECIPIENT_WIDTH 1
10878 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VADAPTOR_PERMIT_SET_MAC_WHEN_FILTERS_INSTALLED_LBN 11
10879 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VADAPTOR_PERMIT_SET_MAC_WHEN_FILTERS_INSTALLED_WIDTH 1
10880 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_MAC_SECURITY_FILTERING_LBN 12
10881 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_MAC_SECURITY_FILTERING_WIDTH 1
10882 #define MC_CMD_GET_CAPABILITIES_V3_OUT_ADDITIONAL_RSS_MODES_LBN 13
10883 #define MC_CMD_GET_CAPABILITIES_V3_OUT_ADDITIONAL_RSS_MODES_WIDTH 1
10884 #define MC_CMD_GET_CAPABILITIES_V3_OUT_QBB_LBN 14
10885 #define MC_CMD_GET_CAPABILITIES_V3_OUT_QBB_WIDTH 1
10886 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_PACKED_STREAM_VAR_BUFFERS_LBN 15
10887 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_PACKED_STREAM_VAR_BUFFERS_WIDTH 1
10888 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_RSS_LIMITED_LBN 16
10889 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_RSS_LIMITED_WIDTH 1
10890 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_PACKED_STREAM_LBN 17
10891 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_PACKED_STREAM_WIDTH 1
10892 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_INCLUDE_FCS_LBN 18
10893 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_INCLUDE_FCS_WIDTH 1
10894 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_VLAN_INSERTION_LBN 19
10895 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_VLAN_INSERTION_WIDTH 1
10896 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_VLAN_STRIPPING_LBN 20
10897 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_VLAN_STRIPPING_WIDTH 1
10898 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_TSO_LBN 21
10899 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_TSO_WIDTH 1
10900 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_PREFIX_LEN_0_LBN 22
10901 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_PREFIX_LEN_0_WIDTH 1
10902 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_PREFIX_LEN_14_LBN 23
10903 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_PREFIX_LEN_14_WIDTH 1
10904 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_TIMESTAMP_LBN 24
10905 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_TIMESTAMP_WIDTH 1
10906 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_BATCHING_LBN 25
10907 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_BATCHING_WIDTH 1
10908 #define MC_CMD_GET_CAPABILITIES_V3_OUT_MCAST_FILTER_CHAINING_LBN 26
10909 #define MC_CMD_GET_CAPABILITIES_V3_OUT_MCAST_FILTER_CHAINING_WIDTH 1
10910 #define MC_CMD_GET_CAPABILITIES_V3_OUT_PM_AND_RXDP_COUNTERS_LBN 27
10911 #define MC_CMD_GET_CAPABILITIES_V3_OUT_PM_AND_RXDP_COUNTERS_WIDTH 1
10912 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_DISABLE_SCATTER_LBN 28
10913 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_DISABLE_SCATTER_WIDTH 1
10914 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_MCAST_UDP_LOOPBACK_LBN 29
10915 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_MCAST_UDP_LOOPBACK_WIDTH 1
10916 #define MC_CMD_GET_CAPABILITIES_V3_OUT_EVB_LBN 30
10917 #define MC_CMD_GET_CAPABILITIES_V3_OUT_EVB_WIDTH 1
10918 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VXLAN_NVGRE_LBN 31
10919 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VXLAN_NVGRE_WIDTH 1
10920 /* RxDPCPU firmware id. */
10921 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_DPCPU_FW_ID_OFST 4
10922 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_DPCPU_FW_ID_LEN 2
10923 /* enum: Standard RXDP firmware */
10924 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXDP 0x0
10925 /* enum: Low latency RXDP firmware */
10926 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXDP_LOW_LATENCY 0x1
10927 /* enum: Packed stream RXDP firmware */
10928 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXDP_PACKED_STREAM 0x2
10929 /* enum: Rules engine RXDP firmware */
10930 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXDP_RULES_ENGINE 0x5
10931 /* enum: DPDK RXDP firmware */
10932 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXDP_DPDK 0x6
10933 /* enum: BIST RXDP firmware */
10934 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXDP_BIST 0x10a
10935 /* enum: RXDP Test firmware image 1 */
10936 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXDP_TEST_FW_TO_MC_CUT_THROUGH 0x101
10937 /* enum: RXDP Test firmware image 2 */
10938 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXDP_TEST_FW_TO_MC_STORE_FORWARD 0x102
10939 /* enum: RXDP Test firmware image 3 */
10940 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXDP_TEST_FW_TO_MC_STORE_FORWARD_FIRST 0x103
10941 /* enum: RXDP Test firmware image 4 */
10942 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXDP_TEST_EVERY_EVENT_BATCHABLE 0x104
10943 /* enum: RXDP Test firmware image 5 */
10944 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXDP_TEST_BACKPRESSURE 0x105
10945 /* enum: RXDP Test firmware image 6 */
10946 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXDP_TEST_FW_PACKET_EDITS 0x106
10947 /* enum: RXDP Test firmware image 7 */
10948 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXDP_TEST_FW_RX_HDR_SPLIT 0x107
10949 /* enum: RXDP Test firmware image 8 */
10950 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXDP_TEST_FW_DISABLE_DL 0x108
10951 /* enum: RXDP Test firmware image 9 */
10952 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXDP_TEST_FW_DOORBELL_DELAY 0x10b
10953 /* enum: RXDP Test firmware image 10 */
10954 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXDP_TEST_FW_SLOW 0x10c
10955 /* TxDPCPU firmware id. */
10956 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_DPCPU_FW_ID_OFST 6
10957 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_DPCPU_FW_ID_LEN 2
10958 /* enum: Standard TXDP firmware */
10959 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXDP 0x0
10960 /* enum: Low latency TXDP firmware */
10961 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXDP_LOW_LATENCY 0x1
10962 /* enum: High packet rate TXDP firmware */
10963 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXDP_HIGH_PACKET_RATE 0x3
10964 /* enum: Rules engine TXDP firmware */
10965 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXDP_RULES_ENGINE 0x5
10966 /* enum: DPDK TXDP firmware */
10967 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXDP_DPDK 0x6
10968 /* enum: BIST TXDP firmware */
10969 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXDP_BIST 0x12d
10970 /* enum: TXDP Test firmware image 1 */
10971 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXDP_TEST_FW_TSO_EDIT 0x101
10972 /* enum: TXDP Test firmware image 2 */
10973 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXDP_TEST_FW_PACKET_EDITS 0x102
10974 /* enum: TXDP CSR bus test firmware */
10975 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXDP_TEST_FW_CSR 0x103
10976 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_VERSION_OFST 8
10977 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_VERSION_LEN 2
10978 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_VERSION_REV_LBN 0
10979 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_VERSION_REV_WIDTH 12
10980 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_VERSION_TYPE_LBN 12
10981 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_VERSION_TYPE_WIDTH 4
10982 /* enum: reserved value - do not use (may indicate alternative interpretation
10983  * of REV field in future)
10984  */
10985 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_TYPE_RESERVED 0x0
10986 /* enum: Trivial RX PD firmware for early Huntington development (Huntington
10987  * development only)
10988  */
10989 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_TYPE_FIRST_PKT 0x1
10990 /* enum: RX PD firmware for telemetry prototyping (Medford2 development only)
10991  */
10992 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_TYPE_TESTFW_TELEMETRY 0x1
10993 /* enum: RX PD firmware with approximately Siena-compatible behaviour
10994  * (Huntington development only)
10995  */
10996 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_TYPE_SIENA_COMPAT 0x2
10997 /* enum: Full featured RX PD production firmware */
10998 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_TYPE_FULL_FEATURED 0x3
10999 /* enum: (deprecated original name for the FULL_FEATURED variant) */
11000 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_TYPE_VSWITCH 0x3
11001 /* enum: siena_compat variant RX PD firmware using PM rather than MAC
11002  * (Huntington development only)
11003  */
11004 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_TYPE_SIENA_COMPAT_PM 0x4
11005 /* enum: Low latency RX PD production firmware */
11006 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_TYPE_LOW_LATENCY 0x5
11007 /* enum: Packed stream RX PD production firmware */
11008 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_TYPE_PACKED_STREAM 0x6
11009 /* enum: RX PD firmware handling layer 2 only for high packet rate performance
11010  * tests (Medford development only)
11011  */
11012 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_TYPE_LAYER2_PERF 0x7
11013 /* enum: Rules engine RX PD production firmware */
11014 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_TYPE_RULES_ENGINE 0x8
11015 /* enum: Custom firmware variant (see SF-119495-PD and bug69716) */
11016 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_TYPE_L3XUDP 0x9
11017 /* enum: DPDK RX PD production firmware */
11018 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_TYPE_DPDK 0xa
11019 /* enum: RX PD firmware for GUE parsing prototype (Medford development only) */
11020 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_TYPE_TESTFW_GUE_PROTOTYPE 0xe
11021 /* enum: RX PD firmware parsing but not filtering network overlay tunnel
11022  * encapsulations (Medford development only)
11023  */
11024 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_TYPE_TESTFW_ENCAP_PARSING_ONLY 0xf
11025 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_VERSION_OFST 10
11026 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_VERSION_LEN 2
11027 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_VERSION_REV_LBN 0
11028 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_VERSION_REV_WIDTH 12
11029 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_VERSION_TYPE_LBN 12
11030 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_VERSION_TYPE_WIDTH 4
11031 /* enum: reserved value - do not use (may indicate alternative interpretation
11032  * of REV field in future)
11033  */
11034 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_TYPE_RESERVED 0x0
11035 /* enum: Trivial TX PD firmware for early Huntington development (Huntington
11036  * development only)
11037  */
11038 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_TYPE_FIRST_PKT 0x1
11039 /* enum: TX PD firmware for telemetry prototyping (Medford2 development only)
11040  */
11041 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_TYPE_TESTFW_TELEMETRY 0x1
11042 /* enum: TX PD firmware with approximately Siena-compatible behaviour
11043  * (Huntington development only)
11044  */
11045 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_TYPE_SIENA_COMPAT 0x2
11046 /* enum: Full featured TX PD production firmware */
11047 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_TYPE_FULL_FEATURED 0x3
11048 /* enum: (deprecated original name for the FULL_FEATURED variant) */
11049 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_TYPE_VSWITCH 0x3
11050 /* enum: siena_compat variant TX PD firmware using PM rather than MAC
11051  * (Huntington development only)
11052  */
11053 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_TYPE_SIENA_COMPAT_PM 0x4
11054 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_TYPE_LOW_LATENCY 0x5 /* enum */
11055 /* enum: TX PD firmware handling layer 2 only for high packet rate performance
11056  * tests (Medford development only)
11057  */
11058 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_TYPE_LAYER2_PERF 0x7
11059 /* enum: Rules engine TX PD production firmware */
11060 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_TYPE_RULES_ENGINE 0x8
11061 /* enum: Custom firmware variant (see SF-119495-PD and bug69716) */
11062 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_TYPE_L3XUDP 0x9
11063 /* enum: DPDK TX PD production firmware */
11064 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_TYPE_DPDK 0xa
11065 /* enum: RX PD firmware for GUE parsing prototype (Medford development only) */
11066 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_TYPE_TESTFW_GUE_PROTOTYPE 0xe
11067 /* Hardware capabilities of NIC */
11068 #define MC_CMD_GET_CAPABILITIES_V3_OUT_HW_CAPABILITIES_OFST 12
11069 #define MC_CMD_GET_CAPABILITIES_V3_OUT_HW_CAPABILITIES_LEN 4
11070 /* Licensed capabilities */
11071 #define MC_CMD_GET_CAPABILITIES_V3_OUT_LICENSE_CAPABILITIES_OFST 16
11072 #define MC_CMD_GET_CAPABILITIES_V3_OUT_LICENSE_CAPABILITIES_LEN 4
11073 /* Second word of flags. Not present on older firmware (check the length). */
11074 #define MC_CMD_GET_CAPABILITIES_V3_OUT_FLAGS2_OFST 20
11075 #define MC_CMD_GET_CAPABILITIES_V3_OUT_FLAGS2_LEN 4
11076 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_TSO_V2_LBN 0
11077 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_TSO_V2_WIDTH 1
11078 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_TSO_V2_ENCAP_LBN 1
11079 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_TSO_V2_ENCAP_WIDTH 1
11080 #define MC_CMD_GET_CAPABILITIES_V3_OUT_EVQ_TIMER_CTRL_LBN 2
11081 #define MC_CMD_GET_CAPABILITIES_V3_OUT_EVQ_TIMER_CTRL_WIDTH 1
11082 #define MC_CMD_GET_CAPABILITIES_V3_OUT_EVENT_CUT_THROUGH_LBN 3
11083 #define MC_CMD_GET_CAPABILITIES_V3_OUT_EVENT_CUT_THROUGH_WIDTH 1
11084 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_CUT_THROUGH_LBN 4
11085 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_CUT_THROUGH_WIDTH 1
11086 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_VFIFO_ULL_MODE_LBN 5
11087 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_VFIFO_ULL_MODE_WIDTH 1
11088 #define MC_CMD_GET_CAPABILITIES_V3_OUT_MAC_STATS_40G_TX_SIZE_BINS_LBN 6
11089 #define MC_CMD_GET_CAPABILITIES_V3_OUT_MAC_STATS_40G_TX_SIZE_BINS_WIDTH 1
11090 #define MC_CMD_GET_CAPABILITIES_V3_OUT_INIT_EVQ_V2_LBN 7
11091 #define MC_CMD_GET_CAPABILITIES_V3_OUT_INIT_EVQ_V2_WIDTH 1
11092 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_MAC_TIMESTAMPING_LBN 8
11093 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_MAC_TIMESTAMPING_WIDTH 1
11094 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_TIMESTAMP_LBN 9
11095 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_TIMESTAMP_WIDTH 1
11096 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_SNIFF_LBN 10
11097 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_SNIFF_WIDTH 1
11098 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_SNIFF_LBN 11
11099 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_SNIFF_WIDTH 1
11100 #define MC_CMD_GET_CAPABILITIES_V3_OUT_NVRAM_UPDATE_REPORT_VERIFY_RESULT_LBN 12
11101 #define MC_CMD_GET_CAPABILITIES_V3_OUT_NVRAM_UPDATE_REPORT_VERIFY_RESULT_WIDTH 1
11102 #define MC_CMD_GET_CAPABILITIES_V3_OUT_MCDI_BACKGROUND_LBN 13
11103 #define MC_CMD_GET_CAPABILITIES_V3_OUT_MCDI_BACKGROUND_WIDTH 1
11104 #define MC_CMD_GET_CAPABILITIES_V3_OUT_MCDI_DB_RETURN_LBN 14
11105 #define MC_CMD_GET_CAPABILITIES_V3_OUT_MCDI_DB_RETURN_WIDTH 1
11106 #define MC_CMD_GET_CAPABILITIES_V3_OUT_CTPIO_LBN 15
11107 #define MC_CMD_GET_CAPABILITIES_V3_OUT_CTPIO_WIDTH 1
11108 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TSA_SUPPORT_LBN 16
11109 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TSA_SUPPORT_WIDTH 1
11110 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TSA_BOUND_LBN 17
11111 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TSA_BOUND_WIDTH 1
11112 #define MC_CMD_GET_CAPABILITIES_V3_OUT_SF_ADAPTER_AUTHENTICATION_LBN 18
11113 #define MC_CMD_GET_CAPABILITIES_V3_OUT_SF_ADAPTER_AUTHENTICATION_WIDTH 1
11114 #define MC_CMD_GET_CAPABILITIES_V3_OUT_FILTER_ACTION_FLAG_LBN 19
11115 #define MC_CMD_GET_CAPABILITIES_V3_OUT_FILTER_ACTION_FLAG_WIDTH 1
11116 #define MC_CMD_GET_CAPABILITIES_V3_OUT_FILTER_ACTION_MARK_LBN 20
11117 #define MC_CMD_GET_CAPABILITIES_V3_OUT_FILTER_ACTION_MARK_WIDTH 1
11118 #define MC_CMD_GET_CAPABILITIES_V3_OUT_EQUAL_STRIDE_SUPER_BUFFER_LBN 21
11119 #define MC_CMD_GET_CAPABILITIES_V3_OUT_EQUAL_STRIDE_SUPER_BUFFER_WIDTH 1
11120 #define MC_CMD_GET_CAPABILITIES_V3_OUT_EQUAL_STRIDE_PACKED_STREAM_LBN 21
11121 #define MC_CMD_GET_CAPABILITIES_V3_OUT_EQUAL_STRIDE_PACKED_STREAM_WIDTH 1
11122 #define MC_CMD_GET_CAPABILITIES_V3_OUT_L3XUDP_SUPPORT_LBN 22
11123 #define MC_CMD_GET_CAPABILITIES_V3_OUT_L3XUDP_SUPPORT_WIDTH 1
11124 #define MC_CMD_GET_CAPABILITIES_V3_OUT_FW_SUBVARIANT_NO_TX_CSUM_LBN 23
11125 #define MC_CMD_GET_CAPABILITIES_V3_OUT_FW_SUBVARIANT_NO_TX_CSUM_WIDTH 1
11126 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VI_SPREADING_LBN 24
11127 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VI_SPREADING_WIDTH 1
11128 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXDP_HLB_IDLE_LBN 25
11129 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXDP_HLB_IDLE_WIDTH 1
11130 #define MC_CMD_GET_CAPABILITIES_V3_OUT_INIT_RXQ_NO_CONT_EV_LBN 26
11131 #define MC_CMD_GET_CAPABILITIES_V3_OUT_INIT_RXQ_NO_CONT_EV_WIDTH 1
11132 #define MC_CMD_GET_CAPABILITIES_V3_OUT_INIT_RXQ_WITH_BUFFER_SIZE_LBN 27
11133 #define MC_CMD_GET_CAPABILITIES_V3_OUT_INIT_RXQ_WITH_BUFFER_SIZE_WIDTH 1
11134 #define MC_CMD_GET_CAPABILITIES_V3_OUT_BUNDLE_UPDATE_LBN 28
11135 #define MC_CMD_GET_CAPABILITIES_V3_OUT_BUNDLE_UPDATE_WIDTH 1
11136 /* Number of FATSOv2 contexts per datapath supported by this NIC. Not present
11137  * on older firmware (check the length).
11138  */
11139 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_TSO_V2_N_CONTEXTS_OFST 24
11140 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_TSO_V2_N_CONTEXTS_LEN 2
11141 /* One byte per PF containing the number of the external port assigned to this
11142  * PF, indexed by PF number. Special values indicate that a PF is either not
11143  * present or not assigned.
11144  */
11145 #define MC_CMD_GET_CAPABILITIES_V3_OUT_PFS_TO_PORTS_ASSIGNMENT_OFST 26
11146 #define MC_CMD_GET_CAPABILITIES_V3_OUT_PFS_TO_PORTS_ASSIGNMENT_LEN 1
11147 #define MC_CMD_GET_CAPABILITIES_V3_OUT_PFS_TO_PORTS_ASSIGNMENT_NUM 16
11148 /* enum: The caller is not permitted to access information on this PF. */
11149 #define MC_CMD_GET_CAPABILITIES_V3_OUT_ACCESS_NOT_PERMITTED 0xff
11150 /* enum: PF does not exist. */
11151 #define MC_CMD_GET_CAPABILITIES_V3_OUT_PF_NOT_PRESENT 0xfe
11152 /* enum: PF does exist but is not assigned to any external port. */
11153 #define MC_CMD_GET_CAPABILITIES_V3_OUT_PF_NOT_ASSIGNED 0xfd
11154 /* enum: This value indicates that PF is assigned, but it cannot be expressed
11155  * in this field. It is intended for a possible future situation where a more
11156  * complex scheme of PFs to ports mapping is being used. The future driver
11157  * should look for a new field supporting the new scheme. The current/old
11158  * driver should treat this value as PF_NOT_ASSIGNED.
11159  */
11160 #define MC_CMD_GET_CAPABILITIES_V3_OUT_INCOMPATIBLE_ASSIGNMENT 0xfc
11161 /* One byte per PF containing the number of its VFs, indexed by PF number. A
11162  * special value indicates that a PF is not present.
11163  */
11164 #define MC_CMD_GET_CAPABILITIES_V3_OUT_NUM_VFS_PER_PF_OFST 42
11165 #define MC_CMD_GET_CAPABILITIES_V3_OUT_NUM_VFS_PER_PF_LEN 1
11166 #define MC_CMD_GET_CAPABILITIES_V3_OUT_NUM_VFS_PER_PF_NUM 16
11167 /* enum: The caller is not permitted to access information on this PF. */
11168 /*               MC_CMD_GET_CAPABILITIES_V3_OUT_ACCESS_NOT_PERMITTED 0xff */
11169 /* enum: PF does not exist. */
11170 /*               MC_CMD_GET_CAPABILITIES_V3_OUT_PF_NOT_PRESENT 0xfe */
11171 /* Number of VIs available for each external port */
11172 #define MC_CMD_GET_CAPABILITIES_V3_OUT_NUM_VIS_PER_PORT_OFST 58
11173 #define MC_CMD_GET_CAPABILITIES_V3_OUT_NUM_VIS_PER_PORT_LEN 2
11174 #define MC_CMD_GET_CAPABILITIES_V3_OUT_NUM_VIS_PER_PORT_NUM 4
11175 /* Size of RX descriptor cache expressed as binary logarithm The actual size
11176  * equals (2 ^ RX_DESC_CACHE_SIZE)
11177  */
11178 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_DESC_CACHE_SIZE_OFST 66
11179 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_DESC_CACHE_SIZE_LEN 1
11180 /* Size of TX descriptor cache expressed as binary logarithm The actual size
11181  * equals (2 ^ TX_DESC_CACHE_SIZE)
11182  */
11183 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_DESC_CACHE_SIZE_OFST 67
11184 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_DESC_CACHE_SIZE_LEN 1
11185 /* Total number of available PIO buffers */
11186 #define MC_CMD_GET_CAPABILITIES_V3_OUT_NUM_PIO_BUFFS_OFST 68
11187 #define MC_CMD_GET_CAPABILITIES_V3_OUT_NUM_PIO_BUFFS_LEN 2
11188 /* Size of a single PIO buffer */
11189 #define MC_CMD_GET_CAPABILITIES_V3_OUT_SIZE_PIO_BUFF_OFST 70
11190 #define MC_CMD_GET_CAPABILITIES_V3_OUT_SIZE_PIO_BUFF_LEN 2
11191 /* On chips later than Medford the amount of address space assigned to each VI
11192  * is configurable. This is a global setting that the driver must query to
11193  * discover the VI to address mapping. Cut-through PIO (CTPIO) is not available
11194  * with 8k VI windows.
11195  */
11196 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VI_WINDOW_MODE_OFST 72
11197 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VI_WINDOW_MODE_LEN 1
11198 /* enum: Each VI occupies 8k as on Huntington and Medford. PIO is at offset 4k.
11199  * CTPIO is not mapped.
11200  */
11201 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VI_WINDOW_MODE_8K 0x0
11202 /* enum: Each VI occupies 16k. PIO is at offset 4k. CTPIO is at offset 12k. */
11203 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VI_WINDOW_MODE_16K 0x1
11204 /* enum: Each VI occupies 64k. PIO is at offset 4k. CTPIO is at offset 12k. */
11205 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VI_WINDOW_MODE_64K 0x2
11206 /* Number of vFIFOs per adapter that can be used for VFIFO Stuffing
11207  * (SF-115995-SW) in the present configuration of firmware and port mode.
11208  */
11209 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VFIFO_STUFFING_NUM_VFIFOS_OFST 73
11210 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VFIFO_STUFFING_NUM_VFIFOS_LEN 1
11211 /* Number of buffers per adapter that can be used for VFIFO Stuffing
11212  * (SF-115995-SW) in the present configuration of firmware and port mode.
11213  */
11214 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VFIFO_STUFFING_NUM_CP_BUFFERS_OFST 74
11215 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VFIFO_STUFFING_NUM_CP_BUFFERS_LEN 2
11216
11217 /* MC_CMD_GET_CAPABILITIES_V4_OUT msgresponse */
11218 #define MC_CMD_GET_CAPABILITIES_V4_OUT_LEN 78
11219 /* First word of flags. */
11220 #define MC_CMD_GET_CAPABILITIES_V4_OUT_FLAGS1_OFST 0
11221 #define MC_CMD_GET_CAPABILITIES_V4_OUT_FLAGS1_LEN 4
11222 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VPORT_RECONFIGURE_LBN 3
11223 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VPORT_RECONFIGURE_WIDTH 1
11224 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_STRIPING_LBN 4
11225 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_STRIPING_WIDTH 1
11226 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VADAPTOR_QUERY_LBN 5
11227 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VADAPTOR_QUERY_WIDTH 1
11228 #define MC_CMD_GET_CAPABILITIES_V4_OUT_EVB_PORT_VLAN_RESTRICT_LBN 6
11229 #define MC_CMD_GET_CAPABILITIES_V4_OUT_EVB_PORT_VLAN_RESTRICT_WIDTH 1
11230 #define MC_CMD_GET_CAPABILITIES_V4_OUT_DRV_ATTACH_PREBOOT_LBN 7
11231 #define MC_CMD_GET_CAPABILITIES_V4_OUT_DRV_ATTACH_PREBOOT_WIDTH 1
11232 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_FORCE_EVENT_MERGING_LBN 8
11233 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_FORCE_EVENT_MERGING_WIDTH 1
11234 #define MC_CMD_GET_CAPABILITIES_V4_OUT_SET_MAC_ENHANCED_LBN 9
11235 #define MC_CMD_GET_CAPABILITIES_V4_OUT_SET_MAC_ENHANCED_WIDTH 1
11236 #define MC_CMD_GET_CAPABILITIES_V4_OUT_UNKNOWN_UCAST_DST_FILTER_ALWAYS_MULTI_RECIPIENT_LBN 10
11237 #define MC_CMD_GET_CAPABILITIES_V4_OUT_UNKNOWN_UCAST_DST_FILTER_ALWAYS_MULTI_RECIPIENT_WIDTH 1
11238 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VADAPTOR_PERMIT_SET_MAC_WHEN_FILTERS_INSTALLED_LBN 11
11239 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VADAPTOR_PERMIT_SET_MAC_WHEN_FILTERS_INSTALLED_WIDTH 1
11240 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_MAC_SECURITY_FILTERING_LBN 12
11241 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_MAC_SECURITY_FILTERING_WIDTH 1
11242 #define MC_CMD_GET_CAPABILITIES_V4_OUT_ADDITIONAL_RSS_MODES_LBN 13
11243 #define MC_CMD_GET_CAPABILITIES_V4_OUT_ADDITIONAL_RSS_MODES_WIDTH 1
11244 #define MC_CMD_GET_CAPABILITIES_V4_OUT_QBB_LBN 14
11245 #define MC_CMD_GET_CAPABILITIES_V4_OUT_QBB_WIDTH 1
11246 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_PACKED_STREAM_VAR_BUFFERS_LBN 15
11247 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_PACKED_STREAM_VAR_BUFFERS_WIDTH 1
11248 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_RSS_LIMITED_LBN 16
11249 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_RSS_LIMITED_WIDTH 1
11250 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_PACKED_STREAM_LBN 17
11251 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_PACKED_STREAM_WIDTH 1
11252 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_INCLUDE_FCS_LBN 18
11253 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_INCLUDE_FCS_WIDTH 1
11254 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_VLAN_INSERTION_LBN 19
11255 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_VLAN_INSERTION_WIDTH 1
11256 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_VLAN_STRIPPING_LBN 20
11257 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_VLAN_STRIPPING_WIDTH 1
11258 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_TSO_LBN 21
11259 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_TSO_WIDTH 1
11260 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_PREFIX_LEN_0_LBN 22
11261 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_PREFIX_LEN_0_WIDTH 1
11262 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_PREFIX_LEN_14_LBN 23
11263 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_PREFIX_LEN_14_WIDTH 1
11264 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_TIMESTAMP_LBN 24
11265 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_TIMESTAMP_WIDTH 1
11266 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_BATCHING_LBN 25
11267 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_BATCHING_WIDTH 1
11268 #define MC_CMD_GET_CAPABILITIES_V4_OUT_MCAST_FILTER_CHAINING_LBN 26
11269 #define MC_CMD_GET_CAPABILITIES_V4_OUT_MCAST_FILTER_CHAINING_WIDTH 1
11270 #define MC_CMD_GET_CAPABILITIES_V4_OUT_PM_AND_RXDP_COUNTERS_LBN 27
11271 #define MC_CMD_GET_CAPABILITIES_V4_OUT_PM_AND_RXDP_COUNTERS_WIDTH 1
11272 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_DISABLE_SCATTER_LBN 28
11273 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_DISABLE_SCATTER_WIDTH 1
11274 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_MCAST_UDP_LOOPBACK_LBN 29
11275 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_MCAST_UDP_LOOPBACK_WIDTH 1
11276 #define MC_CMD_GET_CAPABILITIES_V4_OUT_EVB_LBN 30
11277 #define MC_CMD_GET_CAPABILITIES_V4_OUT_EVB_WIDTH 1
11278 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VXLAN_NVGRE_LBN 31
11279 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VXLAN_NVGRE_WIDTH 1
11280 /* RxDPCPU firmware id. */
11281 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_DPCPU_FW_ID_OFST 4
11282 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_DPCPU_FW_ID_LEN 2
11283 /* enum: Standard RXDP firmware */
11284 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXDP 0x0
11285 /* enum: Low latency RXDP firmware */
11286 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXDP_LOW_LATENCY 0x1
11287 /* enum: Packed stream RXDP firmware */
11288 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXDP_PACKED_STREAM 0x2
11289 /* enum: Rules engine RXDP firmware */
11290 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXDP_RULES_ENGINE 0x5
11291 /* enum: DPDK RXDP firmware */
11292 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXDP_DPDK 0x6
11293 /* enum: BIST RXDP firmware */
11294 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXDP_BIST 0x10a
11295 /* enum: RXDP Test firmware image 1 */
11296 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXDP_TEST_FW_TO_MC_CUT_THROUGH 0x101
11297 /* enum: RXDP Test firmware image 2 */
11298 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXDP_TEST_FW_TO_MC_STORE_FORWARD 0x102
11299 /* enum: RXDP Test firmware image 3 */
11300 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXDP_TEST_FW_TO_MC_STORE_FORWARD_FIRST 0x103
11301 /* enum: RXDP Test firmware image 4 */
11302 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXDP_TEST_EVERY_EVENT_BATCHABLE 0x104
11303 /* enum: RXDP Test firmware image 5 */
11304 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXDP_TEST_BACKPRESSURE 0x105
11305 /* enum: RXDP Test firmware image 6 */
11306 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXDP_TEST_FW_PACKET_EDITS 0x106
11307 /* enum: RXDP Test firmware image 7 */
11308 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXDP_TEST_FW_RX_HDR_SPLIT 0x107
11309 /* enum: RXDP Test firmware image 8 */
11310 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXDP_TEST_FW_DISABLE_DL 0x108
11311 /* enum: RXDP Test firmware image 9 */
11312 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXDP_TEST_FW_DOORBELL_DELAY 0x10b
11313 /* enum: RXDP Test firmware image 10 */
11314 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXDP_TEST_FW_SLOW 0x10c
11315 /* TxDPCPU firmware id. */
11316 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_DPCPU_FW_ID_OFST 6
11317 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_DPCPU_FW_ID_LEN 2
11318 /* enum: Standard TXDP firmware */
11319 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXDP 0x0
11320 /* enum: Low latency TXDP firmware */
11321 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXDP_LOW_LATENCY 0x1
11322 /* enum: High packet rate TXDP firmware */
11323 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXDP_HIGH_PACKET_RATE 0x3
11324 /* enum: Rules engine TXDP firmware */
11325 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXDP_RULES_ENGINE 0x5
11326 /* enum: DPDK TXDP firmware */
11327 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXDP_DPDK 0x6
11328 /* enum: BIST TXDP firmware */
11329 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXDP_BIST 0x12d
11330 /* enum: TXDP Test firmware image 1 */
11331 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXDP_TEST_FW_TSO_EDIT 0x101
11332 /* enum: TXDP Test firmware image 2 */
11333 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXDP_TEST_FW_PACKET_EDITS 0x102
11334 /* enum: TXDP CSR bus test firmware */
11335 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXDP_TEST_FW_CSR 0x103
11336 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_VERSION_OFST 8
11337 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_VERSION_LEN 2
11338 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_VERSION_REV_LBN 0
11339 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_VERSION_REV_WIDTH 12
11340 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_VERSION_TYPE_LBN 12
11341 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_VERSION_TYPE_WIDTH 4
11342 /* enum: reserved value - do not use (may indicate alternative interpretation
11343  * of REV field in future)
11344  */
11345 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_TYPE_RESERVED 0x0
11346 /* enum: Trivial RX PD firmware for early Huntington development (Huntington
11347  * development only)
11348  */
11349 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_TYPE_FIRST_PKT 0x1
11350 /* enum: RX PD firmware for telemetry prototyping (Medford2 development only)
11351  */
11352 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_TYPE_TESTFW_TELEMETRY 0x1
11353 /* enum: RX PD firmware with approximately Siena-compatible behaviour
11354  * (Huntington development only)
11355  */
11356 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_TYPE_SIENA_COMPAT 0x2
11357 /* enum: Full featured RX PD production firmware */
11358 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_TYPE_FULL_FEATURED 0x3
11359 /* enum: (deprecated original name for the FULL_FEATURED variant) */
11360 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_TYPE_VSWITCH 0x3
11361 /* enum: siena_compat variant RX PD firmware using PM rather than MAC
11362  * (Huntington development only)
11363  */
11364 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_TYPE_SIENA_COMPAT_PM 0x4
11365 /* enum: Low latency RX PD production firmware */
11366 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_TYPE_LOW_LATENCY 0x5
11367 /* enum: Packed stream RX PD production firmware */
11368 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_TYPE_PACKED_STREAM 0x6
11369 /* enum: RX PD firmware handling layer 2 only for high packet rate performance
11370  * tests (Medford development only)
11371  */
11372 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_TYPE_LAYER2_PERF 0x7
11373 /* enum: Rules engine RX PD production firmware */
11374 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_TYPE_RULES_ENGINE 0x8
11375 /* enum: Custom firmware variant (see SF-119495-PD and bug69716) */
11376 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_TYPE_L3XUDP 0x9
11377 /* enum: DPDK RX PD production firmware */
11378 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_TYPE_DPDK 0xa
11379 /* enum: RX PD firmware for GUE parsing prototype (Medford development only) */
11380 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_TYPE_TESTFW_GUE_PROTOTYPE 0xe
11381 /* enum: RX PD firmware parsing but not filtering network overlay tunnel
11382  * encapsulations (Medford development only)
11383  */
11384 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_TYPE_TESTFW_ENCAP_PARSING_ONLY 0xf
11385 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_VERSION_OFST 10
11386 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_VERSION_LEN 2
11387 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_VERSION_REV_LBN 0
11388 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_VERSION_REV_WIDTH 12
11389 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_VERSION_TYPE_LBN 12
11390 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_VERSION_TYPE_WIDTH 4
11391 /* enum: reserved value - do not use (may indicate alternative interpretation
11392  * of REV field in future)
11393  */
11394 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_TYPE_RESERVED 0x0
11395 /* enum: Trivial TX PD firmware for early Huntington development (Huntington
11396  * development only)
11397  */
11398 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_TYPE_FIRST_PKT 0x1
11399 /* enum: TX PD firmware for telemetry prototyping (Medford2 development only)
11400  */
11401 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_TYPE_TESTFW_TELEMETRY 0x1
11402 /* enum: TX PD firmware with approximately Siena-compatible behaviour
11403  * (Huntington development only)
11404  */
11405 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_TYPE_SIENA_COMPAT 0x2
11406 /* enum: Full featured TX PD production firmware */
11407 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_TYPE_FULL_FEATURED 0x3
11408 /* enum: (deprecated original name for the FULL_FEATURED variant) */
11409 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_TYPE_VSWITCH 0x3
11410 /* enum: siena_compat variant TX PD firmware using PM rather than MAC
11411  * (Huntington development only)
11412  */
11413 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_TYPE_SIENA_COMPAT_PM 0x4
11414 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_TYPE_LOW_LATENCY 0x5 /* enum */
11415 /* enum: TX PD firmware handling layer 2 only for high packet rate performance
11416  * tests (Medford development only)
11417  */
11418 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_TYPE_LAYER2_PERF 0x7
11419 /* enum: Rules engine TX PD production firmware */
11420 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_TYPE_RULES_ENGINE 0x8
11421 /* enum: Custom firmware variant (see SF-119495-PD and bug69716) */
11422 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_TYPE_L3XUDP 0x9
11423 /* enum: DPDK TX PD production firmware */
11424 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_TYPE_DPDK 0xa
11425 /* enum: RX PD firmware for GUE parsing prototype (Medford development only) */
11426 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_TYPE_TESTFW_GUE_PROTOTYPE 0xe
11427 /* Hardware capabilities of NIC */
11428 #define MC_CMD_GET_CAPABILITIES_V4_OUT_HW_CAPABILITIES_OFST 12
11429 #define MC_CMD_GET_CAPABILITIES_V4_OUT_HW_CAPABILITIES_LEN 4
11430 /* Licensed capabilities */
11431 #define MC_CMD_GET_CAPABILITIES_V4_OUT_LICENSE_CAPABILITIES_OFST 16
11432 #define MC_CMD_GET_CAPABILITIES_V4_OUT_LICENSE_CAPABILITIES_LEN 4
11433 /* Second word of flags. Not present on older firmware (check the length). */
11434 #define MC_CMD_GET_CAPABILITIES_V4_OUT_FLAGS2_OFST 20
11435 #define MC_CMD_GET_CAPABILITIES_V4_OUT_FLAGS2_LEN 4
11436 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_TSO_V2_LBN 0
11437 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_TSO_V2_WIDTH 1
11438 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_TSO_V2_ENCAP_LBN 1
11439 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_TSO_V2_ENCAP_WIDTH 1
11440 #define MC_CMD_GET_CAPABILITIES_V4_OUT_EVQ_TIMER_CTRL_LBN 2
11441 #define MC_CMD_GET_CAPABILITIES_V4_OUT_EVQ_TIMER_CTRL_WIDTH 1
11442 #define MC_CMD_GET_CAPABILITIES_V4_OUT_EVENT_CUT_THROUGH_LBN 3
11443 #define MC_CMD_GET_CAPABILITIES_V4_OUT_EVENT_CUT_THROUGH_WIDTH 1
11444 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_CUT_THROUGH_LBN 4
11445 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_CUT_THROUGH_WIDTH 1
11446 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_VFIFO_ULL_MODE_LBN 5
11447 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_VFIFO_ULL_MODE_WIDTH 1
11448 #define MC_CMD_GET_CAPABILITIES_V4_OUT_MAC_STATS_40G_TX_SIZE_BINS_LBN 6
11449 #define MC_CMD_GET_CAPABILITIES_V4_OUT_MAC_STATS_40G_TX_SIZE_BINS_WIDTH 1
11450 #define MC_CMD_GET_CAPABILITIES_V4_OUT_INIT_EVQ_V2_LBN 7
11451 #define MC_CMD_GET_CAPABILITIES_V4_OUT_INIT_EVQ_V2_WIDTH 1
11452 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_MAC_TIMESTAMPING_LBN 8
11453 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_MAC_TIMESTAMPING_WIDTH 1
11454 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_TIMESTAMP_LBN 9
11455 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_TIMESTAMP_WIDTH 1
11456 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_SNIFF_LBN 10
11457 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_SNIFF_WIDTH 1
11458 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_SNIFF_LBN 11
11459 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_SNIFF_WIDTH 1
11460 #define MC_CMD_GET_CAPABILITIES_V4_OUT_NVRAM_UPDATE_REPORT_VERIFY_RESULT_LBN 12
11461 #define MC_CMD_GET_CAPABILITIES_V4_OUT_NVRAM_UPDATE_REPORT_VERIFY_RESULT_WIDTH 1
11462 #define MC_CMD_GET_CAPABILITIES_V4_OUT_MCDI_BACKGROUND_LBN 13
11463 #define MC_CMD_GET_CAPABILITIES_V4_OUT_MCDI_BACKGROUND_WIDTH 1
11464 #define MC_CMD_GET_CAPABILITIES_V4_OUT_MCDI_DB_RETURN_LBN 14
11465 #define MC_CMD_GET_CAPABILITIES_V4_OUT_MCDI_DB_RETURN_WIDTH 1
11466 #define MC_CMD_GET_CAPABILITIES_V4_OUT_CTPIO_LBN 15
11467 #define MC_CMD_GET_CAPABILITIES_V4_OUT_CTPIO_WIDTH 1
11468 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TSA_SUPPORT_LBN 16
11469 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TSA_SUPPORT_WIDTH 1
11470 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TSA_BOUND_LBN 17
11471 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TSA_BOUND_WIDTH 1
11472 #define MC_CMD_GET_CAPABILITIES_V4_OUT_SF_ADAPTER_AUTHENTICATION_LBN 18
11473 #define MC_CMD_GET_CAPABILITIES_V4_OUT_SF_ADAPTER_AUTHENTICATION_WIDTH 1
11474 #define MC_CMD_GET_CAPABILITIES_V4_OUT_FILTER_ACTION_FLAG_LBN 19
11475 #define MC_CMD_GET_CAPABILITIES_V4_OUT_FILTER_ACTION_FLAG_WIDTH 1
11476 #define MC_CMD_GET_CAPABILITIES_V4_OUT_FILTER_ACTION_MARK_LBN 20
11477 #define MC_CMD_GET_CAPABILITIES_V4_OUT_FILTER_ACTION_MARK_WIDTH 1
11478 #define MC_CMD_GET_CAPABILITIES_V4_OUT_EQUAL_STRIDE_SUPER_BUFFER_LBN 21
11479 #define MC_CMD_GET_CAPABILITIES_V4_OUT_EQUAL_STRIDE_SUPER_BUFFER_WIDTH 1
11480 #define MC_CMD_GET_CAPABILITIES_V4_OUT_EQUAL_STRIDE_PACKED_STREAM_LBN 21
11481 #define MC_CMD_GET_CAPABILITIES_V4_OUT_EQUAL_STRIDE_PACKED_STREAM_WIDTH 1
11482 #define MC_CMD_GET_CAPABILITIES_V4_OUT_L3XUDP_SUPPORT_LBN 22
11483 #define MC_CMD_GET_CAPABILITIES_V4_OUT_L3XUDP_SUPPORT_WIDTH 1
11484 #define MC_CMD_GET_CAPABILITIES_V4_OUT_FW_SUBVARIANT_NO_TX_CSUM_LBN 23
11485 #define MC_CMD_GET_CAPABILITIES_V4_OUT_FW_SUBVARIANT_NO_TX_CSUM_WIDTH 1
11486 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VI_SPREADING_LBN 24
11487 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VI_SPREADING_WIDTH 1
11488 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXDP_HLB_IDLE_LBN 25
11489 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXDP_HLB_IDLE_WIDTH 1
11490 #define MC_CMD_GET_CAPABILITIES_V4_OUT_INIT_RXQ_NO_CONT_EV_LBN 26
11491 #define MC_CMD_GET_CAPABILITIES_V4_OUT_INIT_RXQ_NO_CONT_EV_WIDTH 1
11492 #define MC_CMD_GET_CAPABILITIES_V4_OUT_INIT_RXQ_WITH_BUFFER_SIZE_LBN 27
11493 #define MC_CMD_GET_CAPABILITIES_V4_OUT_INIT_RXQ_WITH_BUFFER_SIZE_WIDTH 1
11494 #define MC_CMD_GET_CAPABILITIES_V4_OUT_BUNDLE_UPDATE_LBN 28
11495 #define MC_CMD_GET_CAPABILITIES_V4_OUT_BUNDLE_UPDATE_WIDTH 1
11496 /* Number of FATSOv2 contexts per datapath supported by this NIC. Not present
11497  * on older firmware (check the length).
11498  */
11499 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_TSO_V2_N_CONTEXTS_OFST 24
11500 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_TSO_V2_N_CONTEXTS_LEN 2
11501 /* One byte per PF containing the number of the external port assigned to this
11502  * PF, indexed by PF number. Special values indicate that a PF is either not
11503  * present or not assigned.
11504  */
11505 #define MC_CMD_GET_CAPABILITIES_V4_OUT_PFS_TO_PORTS_ASSIGNMENT_OFST 26
11506 #define MC_CMD_GET_CAPABILITIES_V4_OUT_PFS_TO_PORTS_ASSIGNMENT_LEN 1
11507 #define MC_CMD_GET_CAPABILITIES_V4_OUT_PFS_TO_PORTS_ASSIGNMENT_NUM 16
11508 /* enum: The caller is not permitted to access information on this PF. */
11509 #define MC_CMD_GET_CAPABILITIES_V4_OUT_ACCESS_NOT_PERMITTED 0xff
11510 /* enum: PF does not exist. */
11511 #define MC_CMD_GET_CAPABILITIES_V4_OUT_PF_NOT_PRESENT 0xfe
11512 /* enum: PF does exist but is not assigned to any external port. */
11513 #define MC_CMD_GET_CAPABILITIES_V4_OUT_PF_NOT_ASSIGNED 0xfd
11514 /* enum: This value indicates that PF is assigned, but it cannot be expressed
11515  * in this field. It is intended for a possible future situation where a more
11516  * complex scheme of PFs to ports mapping is being used. The future driver
11517  * should look for a new field supporting the new scheme. The current/old
11518  * driver should treat this value as PF_NOT_ASSIGNED.
11519  */
11520 #define MC_CMD_GET_CAPABILITIES_V4_OUT_INCOMPATIBLE_ASSIGNMENT 0xfc
11521 /* One byte per PF containing the number of its VFs, indexed by PF number. A
11522  * special value indicates that a PF is not present.
11523  */
11524 #define MC_CMD_GET_CAPABILITIES_V4_OUT_NUM_VFS_PER_PF_OFST 42
11525 #define MC_CMD_GET_CAPABILITIES_V4_OUT_NUM_VFS_PER_PF_LEN 1
11526 #define MC_CMD_GET_CAPABILITIES_V4_OUT_NUM_VFS_PER_PF_NUM 16
11527 /* enum: The caller is not permitted to access information on this PF. */
11528 /*               MC_CMD_GET_CAPABILITIES_V4_OUT_ACCESS_NOT_PERMITTED 0xff */
11529 /* enum: PF does not exist. */
11530 /*               MC_CMD_GET_CAPABILITIES_V4_OUT_PF_NOT_PRESENT 0xfe */
11531 /* Number of VIs available for each external port */
11532 #define MC_CMD_GET_CAPABILITIES_V4_OUT_NUM_VIS_PER_PORT_OFST 58
11533 #define MC_CMD_GET_CAPABILITIES_V4_OUT_NUM_VIS_PER_PORT_LEN 2
11534 #define MC_CMD_GET_CAPABILITIES_V4_OUT_NUM_VIS_PER_PORT_NUM 4
11535 /* Size of RX descriptor cache expressed as binary logarithm The actual size
11536  * equals (2 ^ RX_DESC_CACHE_SIZE)
11537  */
11538 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_DESC_CACHE_SIZE_OFST 66
11539 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_DESC_CACHE_SIZE_LEN 1
11540 /* Size of TX descriptor cache expressed as binary logarithm The actual size
11541  * equals (2 ^ TX_DESC_CACHE_SIZE)
11542  */
11543 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_DESC_CACHE_SIZE_OFST 67
11544 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_DESC_CACHE_SIZE_LEN 1
11545 /* Total number of available PIO buffers */
11546 #define MC_CMD_GET_CAPABILITIES_V4_OUT_NUM_PIO_BUFFS_OFST 68
11547 #define MC_CMD_GET_CAPABILITIES_V4_OUT_NUM_PIO_BUFFS_LEN 2
11548 /* Size of a single PIO buffer */
11549 #define MC_CMD_GET_CAPABILITIES_V4_OUT_SIZE_PIO_BUFF_OFST 70
11550 #define MC_CMD_GET_CAPABILITIES_V4_OUT_SIZE_PIO_BUFF_LEN 2
11551 /* On chips later than Medford the amount of address space assigned to each VI
11552  * is configurable. This is a global setting that the driver must query to
11553  * discover the VI to address mapping. Cut-through PIO (CTPIO) is not available
11554  * with 8k VI windows.
11555  */
11556 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VI_WINDOW_MODE_OFST 72
11557 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VI_WINDOW_MODE_LEN 1
11558 /* enum: Each VI occupies 8k as on Huntington and Medford. PIO is at offset 4k.
11559  * CTPIO is not mapped.
11560  */
11561 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VI_WINDOW_MODE_8K 0x0
11562 /* enum: Each VI occupies 16k. PIO is at offset 4k. CTPIO is at offset 12k. */
11563 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VI_WINDOW_MODE_16K 0x1
11564 /* enum: Each VI occupies 64k. PIO is at offset 4k. CTPIO is at offset 12k. */
11565 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VI_WINDOW_MODE_64K 0x2
11566 /* Number of vFIFOs per adapter that can be used for VFIFO Stuffing
11567  * (SF-115995-SW) in the present configuration of firmware and port mode.
11568  */
11569 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VFIFO_STUFFING_NUM_VFIFOS_OFST 73
11570 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VFIFO_STUFFING_NUM_VFIFOS_LEN 1
11571 /* Number of buffers per adapter that can be used for VFIFO Stuffing
11572  * (SF-115995-SW) in the present configuration of firmware and port mode.
11573  */
11574 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VFIFO_STUFFING_NUM_CP_BUFFERS_OFST 74
11575 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VFIFO_STUFFING_NUM_CP_BUFFERS_LEN 2
11576 /* Entry count in the MAC stats array, including the final GENERATION_END
11577  * entry. For MAC stats DMA, drivers should allocate a buffer large enough to
11578  * hold at least this many 64-bit stats values, if they wish to receive all
11579  * available stats. If the buffer is shorter than MAC_STATS_NUM_STATS * 8, the
11580  * stats array returned will be truncated.
11581  */
11582 #define MC_CMD_GET_CAPABILITIES_V4_OUT_MAC_STATS_NUM_STATS_OFST 76
11583 #define MC_CMD_GET_CAPABILITIES_V4_OUT_MAC_STATS_NUM_STATS_LEN 2
11584
11585 /* MC_CMD_GET_CAPABILITIES_V5_OUT msgresponse */
11586 #define MC_CMD_GET_CAPABILITIES_V5_OUT_LEN 84
11587 /* First word of flags. */
11588 #define MC_CMD_GET_CAPABILITIES_V5_OUT_FLAGS1_OFST 0
11589 #define MC_CMD_GET_CAPABILITIES_V5_OUT_FLAGS1_LEN 4
11590 #define MC_CMD_GET_CAPABILITIES_V5_OUT_VPORT_RECONFIGURE_LBN 3
11591 #define MC_CMD_GET_CAPABILITIES_V5_OUT_VPORT_RECONFIGURE_WIDTH 1
11592 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_STRIPING_LBN 4
11593 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_STRIPING_WIDTH 1
11594 #define MC_CMD_GET_CAPABILITIES_V5_OUT_VADAPTOR_QUERY_LBN 5
11595 #define MC_CMD_GET_CAPABILITIES_V5_OUT_VADAPTOR_QUERY_WIDTH 1
11596 #define MC_CMD_GET_CAPABILITIES_V5_OUT_EVB_PORT_VLAN_RESTRICT_LBN 6
11597 #define MC_CMD_GET_CAPABILITIES_V5_OUT_EVB_PORT_VLAN_RESTRICT_WIDTH 1
11598 #define MC_CMD_GET_CAPABILITIES_V5_OUT_DRV_ATTACH_PREBOOT_LBN 7
11599 #define MC_CMD_GET_CAPABILITIES_V5_OUT_DRV_ATTACH_PREBOOT_WIDTH 1
11600 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_FORCE_EVENT_MERGING_LBN 8
11601 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_FORCE_EVENT_MERGING_WIDTH 1
11602 #define MC_CMD_GET_CAPABILITIES_V5_OUT_SET_MAC_ENHANCED_LBN 9
11603 #define MC_CMD_GET_CAPABILITIES_V5_OUT_SET_MAC_ENHANCED_WIDTH 1
11604 #define MC_CMD_GET_CAPABILITIES_V5_OUT_UNKNOWN_UCAST_DST_FILTER_ALWAYS_MULTI_RECIPIENT_LBN 10
11605 #define MC_CMD_GET_CAPABILITIES_V5_OUT_UNKNOWN_UCAST_DST_FILTER_ALWAYS_MULTI_RECIPIENT_WIDTH 1
11606 #define MC_CMD_GET_CAPABILITIES_V5_OUT_VADAPTOR_PERMIT_SET_MAC_WHEN_FILTERS_INSTALLED_LBN 11
11607 #define MC_CMD_GET_CAPABILITIES_V5_OUT_VADAPTOR_PERMIT_SET_MAC_WHEN_FILTERS_INSTALLED_WIDTH 1
11608 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_MAC_SECURITY_FILTERING_LBN 12
11609 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_MAC_SECURITY_FILTERING_WIDTH 1
11610 #define MC_CMD_GET_CAPABILITIES_V5_OUT_ADDITIONAL_RSS_MODES_LBN 13
11611 #define MC_CMD_GET_CAPABILITIES_V5_OUT_ADDITIONAL_RSS_MODES_WIDTH 1
11612 #define MC_CMD_GET_CAPABILITIES_V5_OUT_QBB_LBN 14
11613 #define MC_CMD_GET_CAPABILITIES_V5_OUT_QBB_WIDTH 1
11614 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_PACKED_STREAM_VAR_BUFFERS_LBN 15
11615 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_PACKED_STREAM_VAR_BUFFERS_WIDTH 1
11616 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_RSS_LIMITED_LBN 16
11617 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_RSS_LIMITED_WIDTH 1
11618 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_PACKED_STREAM_LBN 17
11619 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_PACKED_STREAM_WIDTH 1
11620 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_INCLUDE_FCS_LBN 18
11621 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_INCLUDE_FCS_WIDTH 1
11622 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_VLAN_INSERTION_LBN 19
11623 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_VLAN_INSERTION_WIDTH 1
11624 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_VLAN_STRIPPING_LBN 20
11625 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_VLAN_STRIPPING_WIDTH 1
11626 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_TSO_LBN 21
11627 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_TSO_WIDTH 1
11628 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_PREFIX_LEN_0_LBN 22
11629 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_PREFIX_LEN_0_WIDTH 1
11630 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_PREFIX_LEN_14_LBN 23
11631 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_PREFIX_LEN_14_WIDTH 1
11632 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_TIMESTAMP_LBN 24
11633 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_TIMESTAMP_WIDTH 1
11634 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_BATCHING_LBN 25
11635 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_BATCHING_WIDTH 1
11636 #define MC_CMD_GET_CAPABILITIES_V5_OUT_MCAST_FILTER_CHAINING_LBN 26
11637 #define MC_CMD_GET_CAPABILITIES_V5_OUT_MCAST_FILTER_CHAINING_WIDTH 1
11638 #define MC_CMD_GET_CAPABILITIES_V5_OUT_PM_AND_RXDP_COUNTERS_LBN 27
11639 #define MC_CMD_GET_CAPABILITIES_V5_OUT_PM_AND_RXDP_COUNTERS_WIDTH 1
11640 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_DISABLE_SCATTER_LBN 28
11641 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_DISABLE_SCATTER_WIDTH 1
11642 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_MCAST_UDP_LOOPBACK_LBN 29
11643 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_MCAST_UDP_LOOPBACK_WIDTH 1
11644 #define MC_CMD_GET_CAPABILITIES_V5_OUT_EVB_LBN 30
11645 #define MC_CMD_GET_CAPABILITIES_V5_OUT_EVB_WIDTH 1
11646 #define MC_CMD_GET_CAPABILITIES_V5_OUT_VXLAN_NVGRE_LBN 31
11647 #define MC_CMD_GET_CAPABILITIES_V5_OUT_VXLAN_NVGRE_WIDTH 1
11648 /* RxDPCPU firmware id. */
11649 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_DPCPU_FW_ID_OFST 4
11650 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_DPCPU_FW_ID_LEN 2
11651 /* enum: Standard RXDP firmware */
11652 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXDP 0x0
11653 /* enum: Low latency RXDP firmware */
11654 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXDP_LOW_LATENCY 0x1
11655 /* enum: Packed stream RXDP firmware */
11656 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXDP_PACKED_STREAM 0x2
11657 /* enum: Rules engine RXDP firmware */
11658 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXDP_RULES_ENGINE 0x5
11659 /* enum: DPDK RXDP firmware */
11660 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXDP_DPDK 0x6
11661 /* enum: BIST RXDP firmware */
11662 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXDP_BIST 0x10a
11663 /* enum: RXDP Test firmware image 1 */
11664 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXDP_TEST_FW_TO_MC_CUT_THROUGH 0x101
11665 /* enum: RXDP Test firmware image 2 */
11666 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXDP_TEST_FW_TO_MC_STORE_FORWARD 0x102
11667 /* enum: RXDP Test firmware image 3 */
11668 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXDP_TEST_FW_TO_MC_STORE_FORWARD_FIRST 0x103
11669 /* enum: RXDP Test firmware image 4 */
11670 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXDP_TEST_EVERY_EVENT_BATCHABLE 0x104
11671 /* enum: RXDP Test firmware image 5 */
11672 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXDP_TEST_BACKPRESSURE 0x105
11673 /* enum: RXDP Test firmware image 6 */
11674 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXDP_TEST_FW_PACKET_EDITS 0x106
11675 /* enum: RXDP Test firmware image 7 */
11676 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXDP_TEST_FW_RX_HDR_SPLIT 0x107
11677 /* enum: RXDP Test firmware image 8 */
11678 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXDP_TEST_FW_DISABLE_DL 0x108
11679 /* enum: RXDP Test firmware image 9 */
11680 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXDP_TEST_FW_DOORBELL_DELAY 0x10b
11681 /* enum: RXDP Test firmware image 10 */
11682 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXDP_TEST_FW_SLOW 0x10c
11683 /* TxDPCPU firmware id. */
11684 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_DPCPU_FW_ID_OFST 6
11685 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_DPCPU_FW_ID_LEN 2
11686 /* enum: Standard TXDP firmware */
11687 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXDP 0x0
11688 /* enum: Low latency TXDP firmware */
11689 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXDP_LOW_LATENCY 0x1
11690 /* enum: High packet rate TXDP firmware */
11691 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXDP_HIGH_PACKET_RATE 0x3
11692 /* enum: Rules engine TXDP firmware */
11693 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXDP_RULES_ENGINE 0x5
11694 /* enum: DPDK TXDP firmware */
11695 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXDP_DPDK 0x6
11696 /* enum: BIST TXDP firmware */
11697 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXDP_BIST 0x12d
11698 /* enum: TXDP Test firmware image 1 */
11699 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXDP_TEST_FW_TSO_EDIT 0x101
11700 /* enum: TXDP Test firmware image 2 */
11701 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXDP_TEST_FW_PACKET_EDITS 0x102
11702 /* enum: TXDP CSR bus test firmware */
11703 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXDP_TEST_FW_CSR 0x103
11704 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXPD_FW_VERSION_OFST 8
11705 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXPD_FW_VERSION_LEN 2
11706 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXPD_FW_VERSION_REV_LBN 0
11707 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXPD_FW_VERSION_REV_WIDTH 12
11708 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXPD_FW_VERSION_TYPE_LBN 12
11709 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXPD_FW_VERSION_TYPE_WIDTH 4
11710 /* enum: reserved value - do not use (may indicate alternative interpretation
11711  * of REV field in future)
11712  */
11713 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXPD_FW_TYPE_RESERVED 0x0
11714 /* enum: Trivial RX PD firmware for early Huntington development (Huntington
11715  * development only)
11716  */
11717 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXPD_FW_TYPE_FIRST_PKT 0x1
11718 /* enum: RX PD firmware for telemetry prototyping (Medford2 development only)
11719  */
11720 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXPD_FW_TYPE_TESTFW_TELEMETRY 0x1
11721 /* enum: RX PD firmware with approximately Siena-compatible behaviour
11722  * (Huntington development only)
11723  */
11724 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXPD_FW_TYPE_SIENA_COMPAT 0x2
11725 /* enum: Full featured RX PD production firmware */
11726 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXPD_FW_TYPE_FULL_FEATURED 0x3
11727 /* enum: (deprecated original name for the FULL_FEATURED variant) */
11728 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXPD_FW_TYPE_VSWITCH 0x3
11729 /* enum: siena_compat variant RX PD firmware using PM rather than MAC
11730  * (Huntington development only)
11731  */
11732 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXPD_FW_TYPE_SIENA_COMPAT_PM 0x4
11733 /* enum: Low latency RX PD production firmware */
11734 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXPD_FW_TYPE_LOW_LATENCY 0x5
11735 /* enum: Packed stream RX PD production firmware */
11736 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXPD_FW_TYPE_PACKED_STREAM 0x6
11737 /* enum: RX PD firmware handling layer 2 only for high packet rate performance
11738  * tests (Medford development only)
11739  */
11740 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXPD_FW_TYPE_LAYER2_PERF 0x7
11741 /* enum: Rules engine RX PD production firmware */
11742 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXPD_FW_TYPE_RULES_ENGINE 0x8
11743 /* enum: Custom firmware variant (see SF-119495-PD and bug69716) */
11744 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXPD_FW_TYPE_L3XUDP 0x9
11745 /* enum: DPDK RX PD production firmware */
11746 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXPD_FW_TYPE_DPDK 0xa
11747 /* enum: RX PD firmware for GUE parsing prototype (Medford development only) */
11748 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXPD_FW_TYPE_TESTFW_GUE_PROTOTYPE 0xe
11749 /* enum: RX PD firmware parsing but not filtering network overlay tunnel
11750  * encapsulations (Medford development only)
11751  */
11752 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXPD_FW_TYPE_TESTFW_ENCAP_PARSING_ONLY 0xf
11753 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXPD_FW_VERSION_OFST 10
11754 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXPD_FW_VERSION_LEN 2
11755 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXPD_FW_VERSION_REV_LBN 0
11756 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXPD_FW_VERSION_REV_WIDTH 12
11757 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXPD_FW_VERSION_TYPE_LBN 12
11758 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXPD_FW_VERSION_TYPE_WIDTH 4
11759 /* enum: reserved value - do not use (may indicate alternative interpretation
11760  * of REV field in future)
11761  */
11762 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXPD_FW_TYPE_RESERVED 0x0
11763 /* enum: Trivial TX PD firmware for early Huntington development (Huntington
11764  * development only)
11765  */
11766 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXPD_FW_TYPE_FIRST_PKT 0x1
11767 /* enum: TX PD firmware for telemetry prototyping (Medford2 development only)
11768  */
11769 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXPD_FW_TYPE_TESTFW_TELEMETRY 0x1
11770 /* enum: TX PD firmware with approximately Siena-compatible behaviour
11771  * (Huntington development only)
11772  */
11773 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXPD_FW_TYPE_SIENA_COMPAT 0x2
11774 /* enum: Full featured TX PD production firmware */
11775 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXPD_FW_TYPE_FULL_FEATURED 0x3
11776 /* enum: (deprecated original name for the FULL_FEATURED variant) */
11777 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXPD_FW_TYPE_VSWITCH 0x3
11778 /* enum: siena_compat variant TX PD firmware using PM rather than MAC
11779  * (Huntington development only)
11780  */
11781 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXPD_FW_TYPE_SIENA_COMPAT_PM 0x4
11782 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXPD_FW_TYPE_LOW_LATENCY 0x5 /* enum */
11783 /* enum: TX PD firmware handling layer 2 only for high packet rate performance
11784  * tests (Medford development only)
11785  */
11786 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXPD_FW_TYPE_LAYER2_PERF 0x7
11787 /* enum: Rules engine TX PD production firmware */
11788 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXPD_FW_TYPE_RULES_ENGINE 0x8
11789 /* enum: Custom firmware variant (see SF-119495-PD and bug69716) */
11790 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXPD_FW_TYPE_L3XUDP 0x9
11791 /* enum: DPDK TX PD production firmware */
11792 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXPD_FW_TYPE_DPDK 0xa
11793 /* enum: RX PD firmware for GUE parsing prototype (Medford development only) */
11794 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXPD_FW_TYPE_TESTFW_GUE_PROTOTYPE 0xe
11795 /* Hardware capabilities of NIC */
11796 #define MC_CMD_GET_CAPABILITIES_V5_OUT_HW_CAPABILITIES_OFST 12
11797 #define MC_CMD_GET_CAPABILITIES_V5_OUT_HW_CAPABILITIES_LEN 4
11798 /* Licensed capabilities */
11799 #define MC_CMD_GET_CAPABILITIES_V5_OUT_LICENSE_CAPABILITIES_OFST 16
11800 #define MC_CMD_GET_CAPABILITIES_V5_OUT_LICENSE_CAPABILITIES_LEN 4
11801 /* Second word of flags. Not present on older firmware (check the length). */
11802 #define MC_CMD_GET_CAPABILITIES_V5_OUT_FLAGS2_OFST 20
11803 #define MC_CMD_GET_CAPABILITIES_V5_OUT_FLAGS2_LEN 4
11804 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_TSO_V2_LBN 0
11805 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_TSO_V2_WIDTH 1
11806 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_TSO_V2_ENCAP_LBN 1
11807 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_TSO_V2_ENCAP_WIDTH 1
11808 #define MC_CMD_GET_CAPABILITIES_V5_OUT_EVQ_TIMER_CTRL_LBN 2
11809 #define MC_CMD_GET_CAPABILITIES_V5_OUT_EVQ_TIMER_CTRL_WIDTH 1
11810 #define MC_CMD_GET_CAPABILITIES_V5_OUT_EVENT_CUT_THROUGH_LBN 3
11811 #define MC_CMD_GET_CAPABILITIES_V5_OUT_EVENT_CUT_THROUGH_WIDTH 1
11812 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_CUT_THROUGH_LBN 4
11813 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_CUT_THROUGH_WIDTH 1
11814 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_VFIFO_ULL_MODE_LBN 5
11815 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_VFIFO_ULL_MODE_WIDTH 1
11816 #define MC_CMD_GET_CAPABILITIES_V5_OUT_MAC_STATS_40G_TX_SIZE_BINS_LBN 6
11817 #define MC_CMD_GET_CAPABILITIES_V5_OUT_MAC_STATS_40G_TX_SIZE_BINS_WIDTH 1
11818 #define MC_CMD_GET_CAPABILITIES_V5_OUT_INIT_EVQ_V2_LBN 7
11819 #define MC_CMD_GET_CAPABILITIES_V5_OUT_INIT_EVQ_V2_WIDTH 1
11820 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_MAC_TIMESTAMPING_LBN 8
11821 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_MAC_TIMESTAMPING_WIDTH 1
11822 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_TIMESTAMP_LBN 9
11823 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_TIMESTAMP_WIDTH 1
11824 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_SNIFF_LBN 10
11825 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_SNIFF_WIDTH 1
11826 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_SNIFF_LBN 11
11827 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_SNIFF_WIDTH 1
11828 #define MC_CMD_GET_CAPABILITIES_V5_OUT_NVRAM_UPDATE_REPORT_VERIFY_RESULT_LBN 12
11829 #define MC_CMD_GET_CAPABILITIES_V5_OUT_NVRAM_UPDATE_REPORT_VERIFY_RESULT_WIDTH 1
11830 #define MC_CMD_GET_CAPABILITIES_V5_OUT_MCDI_BACKGROUND_LBN 13
11831 #define MC_CMD_GET_CAPABILITIES_V5_OUT_MCDI_BACKGROUND_WIDTH 1
11832 #define MC_CMD_GET_CAPABILITIES_V5_OUT_MCDI_DB_RETURN_LBN 14
11833 #define MC_CMD_GET_CAPABILITIES_V5_OUT_MCDI_DB_RETURN_WIDTH 1
11834 #define MC_CMD_GET_CAPABILITIES_V5_OUT_CTPIO_LBN 15
11835 #define MC_CMD_GET_CAPABILITIES_V5_OUT_CTPIO_WIDTH 1
11836 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TSA_SUPPORT_LBN 16
11837 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TSA_SUPPORT_WIDTH 1
11838 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TSA_BOUND_LBN 17
11839 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TSA_BOUND_WIDTH 1
11840 #define MC_CMD_GET_CAPABILITIES_V5_OUT_SF_ADAPTER_AUTHENTICATION_LBN 18
11841 #define MC_CMD_GET_CAPABILITIES_V5_OUT_SF_ADAPTER_AUTHENTICATION_WIDTH 1
11842 #define MC_CMD_GET_CAPABILITIES_V5_OUT_FILTER_ACTION_FLAG_LBN 19
11843 #define MC_CMD_GET_CAPABILITIES_V5_OUT_FILTER_ACTION_FLAG_WIDTH 1
11844 #define MC_CMD_GET_CAPABILITIES_V5_OUT_FILTER_ACTION_MARK_LBN 20
11845 #define MC_CMD_GET_CAPABILITIES_V5_OUT_FILTER_ACTION_MARK_WIDTH 1
11846 #define MC_CMD_GET_CAPABILITIES_V5_OUT_EQUAL_STRIDE_SUPER_BUFFER_LBN 21
11847 #define MC_CMD_GET_CAPABILITIES_V5_OUT_EQUAL_STRIDE_SUPER_BUFFER_WIDTH 1
11848 #define MC_CMD_GET_CAPABILITIES_V5_OUT_EQUAL_STRIDE_PACKED_STREAM_LBN 21
11849 #define MC_CMD_GET_CAPABILITIES_V5_OUT_EQUAL_STRIDE_PACKED_STREAM_WIDTH 1
11850 #define MC_CMD_GET_CAPABILITIES_V5_OUT_L3XUDP_SUPPORT_LBN 22
11851 #define MC_CMD_GET_CAPABILITIES_V5_OUT_L3XUDP_SUPPORT_WIDTH 1
11852 #define MC_CMD_GET_CAPABILITIES_V5_OUT_FW_SUBVARIANT_NO_TX_CSUM_LBN 23
11853 #define MC_CMD_GET_CAPABILITIES_V5_OUT_FW_SUBVARIANT_NO_TX_CSUM_WIDTH 1
11854 #define MC_CMD_GET_CAPABILITIES_V5_OUT_VI_SPREADING_LBN 24
11855 #define MC_CMD_GET_CAPABILITIES_V5_OUT_VI_SPREADING_WIDTH 1
11856 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXDP_HLB_IDLE_LBN 25
11857 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXDP_HLB_IDLE_WIDTH 1
11858 #define MC_CMD_GET_CAPABILITIES_V5_OUT_INIT_RXQ_NO_CONT_EV_LBN 26
11859 #define MC_CMD_GET_CAPABILITIES_V5_OUT_INIT_RXQ_NO_CONT_EV_WIDTH 1
11860 #define MC_CMD_GET_CAPABILITIES_V5_OUT_INIT_RXQ_WITH_BUFFER_SIZE_LBN 27
11861 #define MC_CMD_GET_CAPABILITIES_V5_OUT_INIT_RXQ_WITH_BUFFER_SIZE_WIDTH 1
11862 #define MC_CMD_GET_CAPABILITIES_V5_OUT_BUNDLE_UPDATE_LBN 28
11863 #define MC_CMD_GET_CAPABILITIES_V5_OUT_BUNDLE_UPDATE_WIDTH 1
11864 /* Number of FATSOv2 contexts per datapath supported by this NIC. Not present
11865  * on older firmware (check the length).
11866  */
11867 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_TSO_V2_N_CONTEXTS_OFST 24
11868 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_TSO_V2_N_CONTEXTS_LEN 2
11869 /* One byte per PF containing the number of the external port assigned to this
11870  * PF, indexed by PF number. Special values indicate that a PF is either not
11871  * present or not assigned.
11872  */
11873 #define MC_CMD_GET_CAPABILITIES_V5_OUT_PFS_TO_PORTS_ASSIGNMENT_OFST 26
11874 #define MC_CMD_GET_CAPABILITIES_V5_OUT_PFS_TO_PORTS_ASSIGNMENT_LEN 1
11875 #define MC_CMD_GET_CAPABILITIES_V5_OUT_PFS_TO_PORTS_ASSIGNMENT_NUM 16
11876 /* enum: The caller is not permitted to access information on this PF. */
11877 #define MC_CMD_GET_CAPABILITIES_V5_OUT_ACCESS_NOT_PERMITTED 0xff
11878 /* enum: PF does not exist. */
11879 #define MC_CMD_GET_CAPABILITIES_V5_OUT_PF_NOT_PRESENT 0xfe
11880 /* enum: PF does exist but is not assigned to any external port. */
11881 #define MC_CMD_GET_CAPABILITIES_V5_OUT_PF_NOT_ASSIGNED 0xfd
11882 /* enum: This value indicates that PF is assigned, but it cannot be expressed
11883  * in this field. It is intended for a possible future situation where a more
11884  * complex scheme of PFs to ports mapping is being used. The future driver
11885  * should look for a new field supporting the new scheme. The current/old
11886  * driver should treat this value as PF_NOT_ASSIGNED.
11887  */
11888 #define MC_CMD_GET_CAPABILITIES_V5_OUT_INCOMPATIBLE_ASSIGNMENT 0xfc
11889 /* One byte per PF containing the number of its VFs, indexed by PF number. A
11890  * special value indicates that a PF is not present.
11891  */
11892 #define MC_CMD_GET_CAPABILITIES_V5_OUT_NUM_VFS_PER_PF_OFST 42
11893 #define MC_CMD_GET_CAPABILITIES_V5_OUT_NUM_VFS_PER_PF_LEN 1
11894 #define MC_CMD_GET_CAPABILITIES_V5_OUT_NUM_VFS_PER_PF_NUM 16
11895 /* enum: The caller is not permitted to access information on this PF. */
11896 /*               MC_CMD_GET_CAPABILITIES_V5_OUT_ACCESS_NOT_PERMITTED 0xff */
11897 /* enum: PF does not exist. */
11898 /*               MC_CMD_GET_CAPABILITIES_V5_OUT_PF_NOT_PRESENT 0xfe */
11899 /* Number of VIs available for each external port */
11900 #define MC_CMD_GET_CAPABILITIES_V5_OUT_NUM_VIS_PER_PORT_OFST 58
11901 #define MC_CMD_GET_CAPABILITIES_V5_OUT_NUM_VIS_PER_PORT_LEN 2
11902 #define MC_CMD_GET_CAPABILITIES_V5_OUT_NUM_VIS_PER_PORT_NUM 4
11903 /* Size of RX descriptor cache expressed as binary logarithm The actual size
11904  * equals (2 ^ RX_DESC_CACHE_SIZE)
11905  */
11906 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_DESC_CACHE_SIZE_OFST 66
11907 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_DESC_CACHE_SIZE_LEN 1
11908 /* Size of TX descriptor cache expressed as binary logarithm The actual size
11909  * equals (2 ^ TX_DESC_CACHE_SIZE)
11910  */
11911 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_DESC_CACHE_SIZE_OFST 67
11912 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_DESC_CACHE_SIZE_LEN 1
11913 /* Total number of available PIO buffers */
11914 #define MC_CMD_GET_CAPABILITIES_V5_OUT_NUM_PIO_BUFFS_OFST 68
11915 #define MC_CMD_GET_CAPABILITIES_V5_OUT_NUM_PIO_BUFFS_LEN 2
11916 /* Size of a single PIO buffer */
11917 #define MC_CMD_GET_CAPABILITIES_V5_OUT_SIZE_PIO_BUFF_OFST 70
11918 #define MC_CMD_GET_CAPABILITIES_V5_OUT_SIZE_PIO_BUFF_LEN 2
11919 /* On chips later than Medford the amount of address space assigned to each VI
11920  * is configurable. This is a global setting that the driver must query to
11921  * discover the VI to address mapping. Cut-through PIO (CTPIO) is not available
11922  * with 8k VI windows.
11923  */
11924 #define MC_CMD_GET_CAPABILITIES_V5_OUT_VI_WINDOW_MODE_OFST 72
11925 #define MC_CMD_GET_CAPABILITIES_V5_OUT_VI_WINDOW_MODE_LEN 1
11926 /* enum: Each VI occupies 8k as on Huntington and Medford. PIO is at offset 4k.
11927  * CTPIO is not mapped.
11928  */
11929 #define MC_CMD_GET_CAPABILITIES_V5_OUT_VI_WINDOW_MODE_8K 0x0
11930 /* enum: Each VI occupies 16k. PIO is at offset 4k. CTPIO is at offset 12k. */
11931 #define MC_CMD_GET_CAPABILITIES_V5_OUT_VI_WINDOW_MODE_16K 0x1
11932 /* enum: Each VI occupies 64k. PIO is at offset 4k. CTPIO is at offset 12k. */
11933 #define MC_CMD_GET_CAPABILITIES_V5_OUT_VI_WINDOW_MODE_64K 0x2
11934 /* Number of vFIFOs per adapter that can be used for VFIFO Stuffing
11935  * (SF-115995-SW) in the present configuration of firmware and port mode.
11936  */
11937 #define MC_CMD_GET_CAPABILITIES_V5_OUT_VFIFO_STUFFING_NUM_VFIFOS_OFST 73
11938 #define MC_CMD_GET_CAPABILITIES_V5_OUT_VFIFO_STUFFING_NUM_VFIFOS_LEN 1
11939 /* Number of buffers per adapter that can be used for VFIFO Stuffing
11940  * (SF-115995-SW) in the present configuration of firmware and port mode.
11941  */
11942 #define MC_CMD_GET_CAPABILITIES_V5_OUT_VFIFO_STUFFING_NUM_CP_BUFFERS_OFST 74
11943 #define MC_CMD_GET_CAPABILITIES_V5_OUT_VFIFO_STUFFING_NUM_CP_BUFFERS_LEN 2
11944 /* Entry count in the MAC stats array, including the final GENERATION_END
11945  * entry. For MAC stats DMA, drivers should allocate a buffer large enough to
11946  * hold at least this many 64-bit stats values, if they wish to receive all
11947  * available stats. If the buffer is shorter than MAC_STATS_NUM_STATS * 8, the
11948  * stats array returned will be truncated.
11949  */
11950 #define MC_CMD_GET_CAPABILITIES_V5_OUT_MAC_STATS_NUM_STATS_OFST 76
11951 #define MC_CMD_GET_CAPABILITIES_V5_OUT_MAC_STATS_NUM_STATS_LEN 2
11952 /* Maximum supported value for MC_CMD_FILTER_OP_V3/MATCH_MARK_VALUE. This field
11953  * will only be non-zero if MC_CMD_GET_CAPABILITIES/FILTER_ACTION_MARK is set.
11954  */
11955 #define MC_CMD_GET_CAPABILITIES_V5_OUT_FILTER_ACTION_MARK_MAX_OFST 80
11956 #define MC_CMD_GET_CAPABILITIES_V5_OUT_FILTER_ACTION_MARK_MAX_LEN 4
11957
11958
11959 /***********************************/
11960 /* MC_CMD_V2_EXTN
11961  * Encapsulation for a v2 extended command
11962  */
11963 #define MC_CMD_V2_EXTN 0x7f
11964
11965 /* MC_CMD_V2_EXTN_IN msgrequest */
11966 #define MC_CMD_V2_EXTN_IN_LEN 4
11967 /* the extended command number */
11968 #define MC_CMD_V2_EXTN_IN_EXTENDED_CMD_LBN 0
11969 #define MC_CMD_V2_EXTN_IN_EXTENDED_CMD_WIDTH 15
11970 #define MC_CMD_V2_EXTN_IN_UNUSED_LBN 15
11971 #define MC_CMD_V2_EXTN_IN_UNUSED_WIDTH 1
11972 /* the actual length of the encapsulated command (which is not in the v1
11973  * header)
11974  */
11975 #define MC_CMD_V2_EXTN_IN_ACTUAL_LEN_LBN 16
11976 #define MC_CMD_V2_EXTN_IN_ACTUAL_LEN_WIDTH 10
11977 #define MC_CMD_V2_EXTN_IN_UNUSED2_LBN 26
11978 #define MC_CMD_V2_EXTN_IN_UNUSED2_WIDTH 2
11979 /* Type of command/response */
11980 #define MC_CMD_V2_EXTN_IN_MESSAGE_TYPE_LBN 28
11981 #define MC_CMD_V2_EXTN_IN_MESSAGE_TYPE_WIDTH 4
11982 /* enum: MCDI command directed to or response originating from the MC. */
11983 #define MC_CMD_V2_EXTN_IN_MCDI_MESSAGE_TYPE_MC 0x0
11984 /* enum: MCDI command directed to a TSA controller. MCDI responses of this type
11985  * are not defined.
11986  */
11987 #define MC_CMD_V2_EXTN_IN_MCDI_MESSAGE_TYPE_TSA 0x1
11988
11989
11990 /***********************************/
11991 /* MC_CMD_TCM_BUCKET_ALLOC
11992  * Allocate a pacer bucket (for qau rp or a snapper test)
11993  */
11994 #define MC_CMD_TCM_BUCKET_ALLOC 0xb2
11995 #undef  MC_CMD_0xb2_PRIVILEGE_CTG
11996
11997 #define MC_CMD_0xb2_PRIVILEGE_CTG SRIOV_CTG_GENERAL
11998
11999 /* MC_CMD_TCM_BUCKET_ALLOC_IN msgrequest */
12000 #define MC_CMD_TCM_BUCKET_ALLOC_IN_LEN 0
12001
12002 /* MC_CMD_TCM_BUCKET_ALLOC_OUT msgresponse */
12003 #define MC_CMD_TCM_BUCKET_ALLOC_OUT_LEN 4
12004 /* the bucket id */
12005 #define MC_CMD_TCM_BUCKET_ALLOC_OUT_BUCKET_OFST 0
12006 #define MC_CMD_TCM_BUCKET_ALLOC_OUT_BUCKET_LEN 4
12007
12008
12009 /***********************************/
12010 /* MC_CMD_TCM_BUCKET_FREE
12011  * Free a pacer bucket
12012  */
12013 #define MC_CMD_TCM_BUCKET_FREE 0xb3
12014 #undef  MC_CMD_0xb3_PRIVILEGE_CTG
12015
12016 #define MC_CMD_0xb3_PRIVILEGE_CTG SRIOV_CTG_GENERAL
12017
12018 /* MC_CMD_TCM_BUCKET_FREE_IN msgrequest */
12019 #define MC_CMD_TCM_BUCKET_FREE_IN_LEN 4
12020 /* the bucket id */
12021 #define MC_CMD_TCM_BUCKET_FREE_IN_BUCKET_OFST 0
12022 #define MC_CMD_TCM_BUCKET_FREE_IN_BUCKET_LEN 4
12023
12024 /* MC_CMD_TCM_BUCKET_FREE_OUT msgresponse */
12025 #define MC_CMD_TCM_BUCKET_FREE_OUT_LEN 0
12026
12027
12028 /***********************************/
12029 /* MC_CMD_TCM_BUCKET_INIT
12030  * Initialise pacer bucket with a given rate
12031  */
12032 #define MC_CMD_TCM_BUCKET_INIT 0xb4
12033 #undef  MC_CMD_0xb4_PRIVILEGE_CTG
12034
12035 #define MC_CMD_0xb4_PRIVILEGE_CTG SRIOV_CTG_GENERAL
12036
12037 /* MC_CMD_TCM_BUCKET_INIT_IN msgrequest */
12038 #define MC_CMD_TCM_BUCKET_INIT_IN_LEN 8
12039 /* the bucket id */
12040 #define MC_CMD_TCM_BUCKET_INIT_IN_BUCKET_OFST 0
12041 #define MC_CMD_TCM_BUCKET_INIT_IN_BUCKET_LEN 4
12042 /* the rate in mbps */
12043 #define MC_CMD_TCM_BUCKET_INIT_IN_RATE_OFST 4
12044 #define MC_CMD_TCM_BUCKET_INIT_IN_RATE_LEN 4
12045
12046 /* MC_CMD_TCM_BUCKET_INIT_EXT_IN msgrequest */
12047 #define MC_CMD_TCM_BUCKET_INIT_EXT_IN_LEN 12
12048 /* the bucket id */
12049 #define MC_CMD_TCM_BUCKET_INIT_EXT_IN_BUCKET_OFST 0
12050 #define MC_CMD_TCM_BUCKET_INIT_EXT_IN_BUCKET_LEN 4
12051 /* the rate in mbps */
12052 #define MC_CMD_TCM_BUCKET_INIT_EXT_IN_RATE_OFST 4
12053 #define MC_CMD_TCM_BUCKET_INIT_EXT_IN_RATE_LEN 4
12054 /* the desired maximum fill level */
12055 #define MC_CMD_TCM_BUCKET_INIT_EXT_IN_MAX_FILL_OFST 8
12056 #define MC_CMD_TCM_BUCKET_INIT_EXT_IN_MAX_FILL_LEN 4
12057
12058 /* MC_CMD_TCM_BUCKET_INIT_OUT msgresponse */
12059 #define MC_CMD_TCM_BUCKET_INIT_OUT_LEN 0
12060
12061
12062 /***********************************/
12063 /* MC_CMD_TCM_TXQ_INIT
12064  * Initialise txq in pacer with given options or set options
12065  */
12066 #define MC_CMD_TCM_TXQ_INIT 0xb5
12067 #undef  MC_CMD_0xb5_PRIVILEGE_CTG
12068
12069 #define MC_CMD_0xb5_PRIVILEGE_CTG SRIOV_CTG_GENERAL
12070
12071 /* MC_CMD_TCM_TXQ_INIT_IN msgrequest */
12072 #define MC_CMD_TCM_TXQ_INIT_IN_LEN 28
12073 /* the txq id */
12074 #define MC_CMD_TCM_TXQ_INIT_IN_QID_OFST 0
12075 #define MC_CMD_TCM_TXQ_INIT_IN_QID_LEN 4
12076 /* the static priority associated with the txq */
12077 #define MC_CMD_TCM_TXQ_INIT_IN_LABEL_OFST 4
12078 #define MC_CMD_TCM_TXQ_INIT_IN_LABEL_LEN 4
12079 /* bitmask of the priority queues this txq is inserted into when inserted. */
12080 #define MC_CMD_TCM_TXQ_INIT_IN_PQ_FLAGS_OFST 8
12081 #define MC_CMD_TCM_TXQ_INIT_IN_PQ_FLAGS_LEN 4
12082 #define MC_CMD_TCM_TXQ_INIT_IN_PQ_FLAG_GUARANTEED_LBN 0
12083 #define MC_CMD_TCM_TXQ_INIT_IN_PQ_FLAG_GUARANTEED_WIDTH 1
12084 #define MC_CMD_TCM_TXQ_INIT_IN_PQ_FLAG_NORMAL_LBN 1
12085 #define MC_CMD_TCM_TXQ_INIT_IN_PQ_FLAG_NORMAL_WIDTH 1
12086 #define MC_CMD_TCM_TXQ_INIT_IN_PQ_FLAG_LOW_LBN 2
12087 #define MC_CMD_TCM_TXQ_INIT_IN_PQ_FLAG_LOW_WIDTH 1
12088 /* the reaction point (RP) bucket */
12089 #define MC_CMD_TCM_TXQ_INIT_IN_RP_BKT_OFST 12
12090 #define MC_CMD_TCM_TXQ_INIT_IN_RP_BKT_LEN 4
12091 /* an already reserved bucket (typically set to bucket associated with outer
12092  * vswitch)
12093  */
12094 #define MC_CMD_TCM_TXQ_INIT_IN_MAX_BKT1_OFST 16
12095 #define MC_CMD_TCM_TXQ_INIT_IN_MAX_BKT1_LEN 4
12096 /* an already reserved bucket (typically set to bucket associated with inner
12097  * vswitch)
12098  */
12099 #define MC_CMD_TCM_TXQ_INIT_IN_MAX_BKT2_OFST 20
12100 #define MC_CMD_TCM_TXQ_INIT_IN_MAX_BKT2_LEN 4
12101 /* the min bucket (typically for ETS/minimum bandwidth) */
12102 #define MC_CMD_TCM_TXQ_INIT_IN_MIN_BKT_OFST 24
12103 #define MC_CMD_TCM_TXQ_INIT_IN_MIN_BKT_LEN 4
12104
12105 /* MC_CMD_TCM_TXQ_INIT_EXT_IN msgrequest */
12106 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_LEN 32
12107 /* the txq id */
12108 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_QID_OFST 0
12109 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_QID_LEN 4
12110 /* the static priority associated with the txq */
12111 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_LABEL_NORMAL_OFST 4
12112 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_LABEL_NORMAL_LEN 4
12113 /* bitmask of the priority queues this txq is inserted into when inserted. */
12114 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_PQ_FLAGS_OFST 8
12115 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_PQ_FLAGS_LEN 4
12116 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_PQ_FLAG_GUARANTEED_LBN 0
12117 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_PQ_FLAG_GUARANTEED_WIDTH 1
12118 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_PQ_FLAG_NORMAL_LBN 1
12119 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_PQ_FLAG_NORMAL_WIDTH 1
12120 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_PQ_FLAG_LOW_LBN 2
12121 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_PQ_FLAG_LOW_WIDTH 1
12122 /* the reaction point (RP) bucket */
12123 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_RP_BKT_OFST 12
12124 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_RP_BKT_LEN 4
12125 /* an already reserved bucket (typically set to bucket associated with outer
12126  * vswitch)
12127  */
12128 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_MAX_BKT1_OFST 16
12129 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_MAX_BKT1_LEN 4
12130 /* an already reserved bucket (typically set to bucket associated with inner
12131  * vswitch)
12132  */
12133 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_MAX_BKT2_OFST 20
12134 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_MAX_BKT2_LEN 4
12135 /* the min bucket (typically for ETS/minimum bandwidth) */
12136 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_MIN_BKT_OFST 24
12137 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_MIN_BKT_LEN 4
12138 /* the static priority associated with the txq */
12139 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_LABEL_GUARANTEED_OFST 28
12140 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_LABEL_GUARANTEED_LEN 4
12141
12142 /* MC_CMD_TCM_TXQ_INIT_OUT msgresponse */
12143 #define MC_CMD_TCM_TXQ_INIT_OUT_LEN 0
12144
12145
12146 /***********************************/
12147 /* MC_CMD_LINK_PIOBUF
12148  * Link a push I/O buffer to a TxQ
12149  */
12150 #define MC_CMD_LINK_PIOBUF 0x92
12151 #undef  MC_CMD_0x92_PRIVILEGE_CTG
12152
12153 #define MC_CMD_0x92_PRIVILEGE_CTG SRIOV_CTG_ONLOAD
12154
12155 /* MC_CMD_LINK_PIOBUF_IN msgrequest */
12156 #define MC_CMD_LINK_PIOBUF_IN_LEN 8
12157 /* Handle for allocated push I/O buffer. */
12158 #define MC_CMD_LINK_PIOBUF_IN_PIOBUF_HANDLE_OFST 0
12159 #define MC_CMD_LINK_PIOBUF_IN_PIOBUF_HANDLE_LEN 4
12160 /* Function Local Instance (VI) number. */
12161 #define MC_CMD_LINK_PIOBUF_IN_TXQ_INSTANCE_OFST 4
12162 #define MC_CMD_LINK_PIOBUF_IN_TXQ_INSTANCE_LEN 4
12163
12164 /* MC_CMD_LINK_PIOBUF_OUT msgresponse */
12165 #define MC_CMD_LINK_PIOBUF_OUT_LEN 0
12166
12167
12168 /***********************************/
12169 /* MC_CMD_UNLINK_PIOBUF
12170  * Unlink a push I/O buffer from a TxQ
12171  */
12172 #define MC_CMD_UNLINK_PIOBUF 0x93
12173 #undef  MC_CMD_0x93_PRIVILEGE_CTG
12174
12175 #define MC_CMD_0x93_PRIVILEGE_CTG SRIOV_CTG_ONLOAD
12176
12177 /* MC_CMD_UNLINK_PIOBUF_IN msgrequest */
12178 #define MC_CMD_UNLINK_PIOBUF_IN_LEN 4
12179 /* Function Local Instance (VI) number. */
12180 #define MC_CMD_UNLINK_PIOBUF_IN_TXQ_INSTANCE_OFST 0
12181 #define MC_CMD_UNLINK_PIOBUF_IN_TXQ_INSTANCE_LEN 4
12182
12183 /* MC_CMD_UNLINK_PIOBUF_OUT msgresponse */
12184 #define MC_CMD_UNLINK_PIOBUF_OUT_LEN 0
12185
12186
12187 /***********************************/
12188 /* MC_CMD_VSWITCH_ALLOC
12189  * allocate and initialise a v-switch.
12190  */
12191 #define MC_CMD_VSWITCH_ALLOC 0x94
12192 #undef  MC_CMD_0x94_PRIVILEGE_CTG
12193
12194 #define MC_CMD_0x94_PRIVILEGE_CTG SRIOV_CTG_GENERAL
12195
12196 /* MC_CMD_VSWITCH_ALLOC_IN msgrequest */
12197 #define MC_CMD_VSWITCH_ALLOC_IN_LEN 16
12198 /* The port to connect to the v-switch's upstream port. */
12199 #define MC_CMD_VSWITCH_ALLOC_IN_UPSTREAM_PORT_ID_OFST 0
12200 #define MC_CMD_VSWITCH_ALLOC_IN_UPSTREAM_PORT_ID_LEN 4
12201 /* The type of v-switch to create. */
12202 #define MC_CMD_VSWITCH_ALLOC_IN_TYPE_OFST 4
12203 #define MC_CMD_VSWITCH_ALLOC_IN_TYPE_LEN 4
12204 /* enum: VLAN */
12205 #define MC_CMD_VSWITCH_ALLOC_IN_VSWITCH_TYPE_VLAN 0x1
12206 /* enum: VEB */
12207 #define MC_CMD_VSWITCH_ALLOC_IN_VSWITCH_TYPE_VEB 0x2
12208 /* enum: VEPA (obsolete) */
12209 #define MC_CMD_VSWITCH_ALLOC_IN_VSWITCH_TYPE_VEPA 0x3
12210 /* enum: MUX */
12211 #define MC_CMD_VSWITCH_ALLOC_IN_VSWITCH_TYPE_MUX 0x4
12212 /* enum: Snapper specific; semantics TBD */
12213 #define MC_CMD_VSWITCH_ALLOC_IN_VSWITCH_TYPE_TEST 0x5
12214 /* Flags controlling v-port creation */
12215 #define MC_CMD_VSWITCH_ALLOC_IN_FLAGS_OFST 8
12216 #define MC_CMD_VSWITCH_ALLOC_IN_FLAGS_LEN 4
12217 #define MC_CMD_VSWITCH_ALLOC_IN_FLAG_AUTO_PORT_LBN 0
12218 #define MC_CMD_VSWITCH_ALLOC_IN_FLAG_AUTO_PORT_WIDTH 1
12219 /* The number of VLAN tags to allow for attached v-ports. For VLAN aggregators,
12220  * this must be one or greated, and the attached v-ports must have exactly this
12221  * number of tags. For other v-switch types, this must be zero of greater, and
12222  * is an upper limit on the number of VLAN tags for attached v-ports. An error
12223  * will be returned if existing configuration means we can't support attached
12224  * v-ports with this number of tags.
12225  */
12226 #define MC_CMD_VSWITCH_ALLOC_IN_NUM_VLAN_TAGS_OFST 12
12227 #define MC_CMD_VSWITCH_ALLOC_IN_NUM_VLAN_TAGS_LEN 4
12228
12229 /* MC_CMD_VSWITCH_ALLOC_OUT msgresponse */
12230 #define MC_CMD_VSWITCH_ALLOC_OUT_LEN 0
12231
12232
12233 /***********************************/
12234 /* MC_CMD_VSWITCH_FREE
12235  * de-allocate a v-switch.
12236  */
12237 #define MC_CMD_VSWITCH_FREE 0x95
12238 #undef  MC_CMD_0x95_PRIVILEGE_CTG
12239
12240 #define MC_CMD_0x95_PRIVILEGE_CTG SRIOV_CTG_GENERAL
12241
12242 /* MC_CMD_VSWITCH_FREE_IN msgrequest */
12243 #define MC_CMD_VSWITCH_FREE_IN_LEN 4
12244 /* The port to which the v-switch is connected. */
12245 #define MC_CMD_VSWITCH_FREE_IN_UPSTREAM_PORT_ID_OFST 0
12246 #define MC_CMD_VSWITCH_FREE_IN_UPSTREAM_PORT_ID_LEN 4
12247
12248 /* MC_CMD_VSWITCH_FREE_OUT msgresponse */
12249 #define MC_CMD_VSWITCH_FREE_OUT_LEN 0
12250
12251
12252 /***********************************/
12253 /* MC_CMD_VSWITCH_QUERY
12254  * read some config of v-switch. For now this command is an empty placeholder.
12255  * It may be used to check if a v-switch is connected to a given EVB port (if
12256  * not, then the command returns ENOENT).
12257  */
12258 #define MC_CMD_VSWITCH_QUERY 0x63
12259 #undef  MC_CMD_0x63_PRIVILEGE_CTG
12260
12261 #define MC_CMD_0x63_PRIVILEGE_CTG SRIOV_CTG_GENERAL
12262
12263 /* MC_CMD_VSWITCH_QUERY_IN msgrequest */
12264 #define MC_CMD_VSWITCH_QUERY_IN_LEN 4
12265 /* The port to which the v-switch is connected. */
12266 #define MC_CMD_VSWITCH_QUERY_IN_UPSTREAM_PORT_ID_OFST 0
12267 #define MC_CMD_VSWITCH_QUERY_IN_UPSTREAM_PORT_ID_LEN 4
12268
12269 /* MC_CMD_VSWITCH_QUERY_OUT msgresponse */
12270 #define MC_CMD_VSWITCH_QUERY_OUT_LEN 0
12271
12272
12273 /***********************************/
12274 /* MC_CMD_VPORT_ALLOC
12275  * allocate a v-port.
12276  */
12277 #define MC_CMD_VPORT_ALLOC 0x96
12278 #undef  MC_CMD_0x96_PRIVILEGE_CTG
12279
12280 #define MC_CMD_0x96_PRIVILEGE_CTG SRIOV_CTG_GENERAL
12281
12282 /* MC_CMD_VPORT_ALLOC_IN msgrequest */
12283 #define MC_CMD_VPORT_ALLOC_IN_LEN 20
12284 /* The port to which the v-switch is connected. */
12285 #define MC_CMD_VPORT_ALLOC_IN_UPSTREAM_PORT_ID_OFST 0
12286 #define MC_CMD_VPORT_ALLOC_IN_UPSTREAM_PORT_ID_LEN 4
12287 /* The type of the new v-port. */
12288 #define MC_CMD_VPORT_ALLOC_IN_TYPE_OFST 4
12289 #define MC_CMD_VPORT_ALLOC_IN_TYPE_LEN 4
12290 /* enum: VLAN (obsolete) */
12291 #define MC_CMD_VPORT_ALLOC_IN_VPORT_TYPE_VLAN 0x1
12292 /* enum: VEB (obsolete) */
12293 #define MC_CMD_VPORT_ALLOC_IN_VPORT_TYPE_VEB 0x2
12294 /* enum: VEPA (obsolete) */
12295 #define MC_CMD_VPORT_ALLOC_IN_VPORT_TYPE_VEPA 0x3
12296 /* enum: A normal v-port receives packets which match a specified MAC and/or
12297  * VLAN.
12298  */
12299 #define MC_CMD_VPORT_ALLOC_IN_VPORT_TYPE_NORMAL 0x4
12300 /* enum: An expansion v-port packets traffic which don't match any other
12301  * v-port.
12302  */
12303 #define MC_CMD_VPORT_ALLOC_IN_VPORT_TYPE_EXPANSION 0x5
12304 /* enum: An test v-port receives packets which match any filters installed by
12305  * its downstream components.
12306  */
12307 #define MC_CMD_VPORT_ALLOC_IN_VPORT_TYPE_TEST 0x6
12308 /* Flags controlling v-port creation */
12309 #define MC_CMD_VPORT_ALLOC_IN_FLAGS_OFST 8
12310 #define MC_CMD_VPORT_ALLOC_IN_FLAGS_LEN 4
12311 #define MC_CMD_VPORT_ALLOC_IN_FLAG_AUTO_PORT_LBN 0
12312 #define MC_CMD_VPORT_ALLOC_IN_FLAG_AUTO_PORT_WIDTH 1
12313 #define MC_CMD_VPORT_ALLOC_IN_FLAG_VLAN_RESTRICT_LBN 1
12314 #define MC_CMD_VPORT_ALLOC_IN_FLAG_VLAN_RESTRICT_WIDTH 1
12315 /* The number of VLAN tags to insert/remove. An error will be returned if
12316  * incompatible with the number of VLAN tags specified for the upstream
12317  * v-switch.
12318  */
12319 #define MC_CMD_VPORT_ALLOC_IN_NUM_VLAN_TAGS_OFST 12
12320 #define MC_CMD_VPORT_ALLOC_IN_NUM_VLAN_TAGS_LEN 4
12321 /* The actual VLAN tags to insert/remove */
12322 #define MC_CMD_VPORT_ALLOC_IN_VLAN_TAGS_OFST 16
12323 #define MC_CMD_VPORT_ALLOC_IN_VLAN_TAGS_LEN 4
12324 #define MC_CMD_VPORT_ALLOC_IN_VLAN_TAG_0_LBN 0
12325 #define MC_CMD_VPORT_ALLOC_IN_VLAN_TAG_0_WIDTH 16
12326 #define MC_CMD_VPORT_ALLOC_IN_VLAN_TAG_1_LBN 16
12327 #define MC_CMD_VPORT_ALLOC_IN_VLAN_TAG_1_WIDTH 16
12328
12329 /* MC_CMD_VPORT_ALLOC_OUT msgresponse */
12330 #define MC_CMD_VPORT_ALLOC_OUT_LEN 4
12331 /* The handle of the new v-port */
12332 #define MC_CMD_VPORT_ALLOC_OUT_VPORT_ID_OFST 0
12333 #define MC_CMD_VPORT_ALLOC_OUT_VPORT_ID_LEN 4
12334
12335
12336 /***********************************/
12337 /* MC_CMD_VPORT_FREE
12338  * de-allocate a v-port.
12339  */
12340 #define MC_CMD_VPORT_FREE 0x97
12341 #undef  MC_CMD_0x97_PRIVILEGE_CTG
12342
12343 #define MC_CMD_0x97_PRIVILEGE_CTG SRIOV_CTG_GENERAL
12344
12345 /* MC_CMD_VPORT_FREE_IN msgrequest */
12346 #define MC_CMD_VPORT_FREE_IN_LEN 4
12347 /* The handle of the v-port */
12348 #define MC_CMD_VPORT_FREE_IN_VPORT_ID_OFST 0
12349 #define MC_CMD_VPORT_FREE_IN_VPORT_ID_LEN 4
12350
12351 /* MC_CMD_VPORT_FREE_OUT msgresponse */
12352 #define MC_CMD_VPORT_FREE_OUT_LEN 0
12353
12354
12355 /***********************************/
12356 /* MC_CMD_VADAPTOR_ALLOC
12357  * allocate a v-adaptor.
12358  */
12359 #define MC_CMD_VADAPTOR_ALLOC 0x98
12360 #undef  MC_CMD_0x98_PRIVILEGE_CTG
12361
12362 #define MC_CMD_0x98_PRIVILEGE_CTG SRIOV_CTG_GENERAL
12363
12364 /* MC_CMD_VADAPTOR_ALLOC_IN msgrequest */
12365 #define MC_CMD_VADAPTOR_ALLOC_IN_LEN 30
12366 /* The port to connect to the v-adaptor's port. */
12367 #define MC_CMD_VADAPTOR_ALLOC_IN_UPSTREAM_PORT_ID_OFST 0
12368 #define MC_CMD_VADAPTOR_ALLOC_IN_UPSTREAM_PORT_ID_LEN 4
12369 /* Flags controlling v-adaptor creation */
12370 #define MC_CMD_VADAPTOR_ALLOC_IN_FLAGS_OFST 8
12371 #define MC_CMD_VADAPTOR_ALLOC_IN_FLAGS_LEN 4
12372 #define MC_CMD_VADAPTOR_ALLOC_IN_FLAG_AUTO_VADAPTOR_LBN 0
12373 #define MC_CMD_VADAPTOR_ALLOC_IN_FLAG_AUTO_VADAPTOR_WIDTH 1
12374 #define MC_CMD_VADAPTOR_ALLOC_IN_FLAG_PERMIT_SET_MAC_WHEN_FILTERS_INSTALLED_LBN 1
12375 #define MC_CMD_VADAPTOR_ALLOC_IN_FLAG_PERMIT_SET_MAC_WHEN_FILTERS_INSTALLED_WIDTH 1
12376 /* The number of VLAN tags to strip on receive */
12377 #define MC_CMD_VADAPTOR_ALLOC_IN_NUM_VLANS_OFST 12
12378 #define MC_CMD_VADAPTOR_ALLOC_IN_NUM_VLANS_LEN 4
12379 /* The number of VLAN tags to transparently insert/remove. */
12380 #define MC_CMD_VADAPTOR_ALLOC_IN_NUM_VLAN_TAGS_OFST 16
12381 #define MC_CMD_VADAPTOR_ALLOC_IN_NUM_VLAN_TAGS_LEN 4
12382 /* The actual VLAN tags to insert/remove */
12383 #define MC_CMD_VADAPTOR_ALLOC_IN_VLAN_TAGS_OFST 20
12384 #define MC_CMD_VADAPTOR_ALLOC_IN_VLAN_TAGS_LEN 4
12385 #define MC_CMD_VADAPTOR_ALLOC_IN_VLAN_TAG_0_LBN 0
12386 #define MC_CMD_VADAPTOR_ALLOC_IN_VLAN_TAG_0_WIDTH 16
12387 #define MC_CMD_VADAPTOR_ALLOC_IN_VLAN_TAG_1_LBN 16
12388 #define MC_CMD_VADAPTOR_ALLOC_IN_VLAN_TAG_1_WIDTH 16
12389 /* The MAC address to assign to this v-adaptor */
12390 #define MC_CMD_VADAPTOR_ALLOC_IN_MACADDR_OFST 24
12391 #define MC_CMD_VADAPTOR_ALLOC_IN_MACADDR_LEN 6
12392 /* enum: Derive the MAC address from the upstream port */
12393 #define MC_CMD_VADAPTOR_ALLOC_IN_AUTO_MAC 0x0
12394
12395 /* MC_CMD_VADAPTOR_ALLOC_OUT msgresponse */
12396 #define MC_CMD_VADAPTOR_ALLOC_OUT_LEN 0
12397
12398
12399 /***********************************/
12400 /* MC_CMD_VADAPTOR_FREE
12401  * de-allocate a v-adaptor.
12402  */
12403 #define MC_CMD_VADAPTOR_FREE 0x99
12404 #undef  MC_CMD_0x99_PRIVILEGE_CTG
12405
12406 #define MC_CMD_0x99_PRIVILEGE_CTG SRIOV_CTG_GENERAL
12407
12408 /* MC_CMD_VADAPTOR_FREE_IN msgrequest */
12409 #define MC_CMD_VADAPTOR_FREE_IN_LEN 4
12410 /* The port to which the v-adaptor is connected. */
12411 #define MC_CMD_VADAPTOR_FREE_IN_UPSTREAM_PORT_ID_OFST 0
12412 #define MC_CMD_VADAPTOR_FREE_IN_UPSTREAM_PORT_ID_LEN 4
12413
12414 /* MC_CMD_VADAPTOR_FREE_OUT msgresponse */
12415 #define MC_CMD_VADAPTOR_FREE_OUT_LEN 0
12416
12417
12418 /***********************************/
12419 /* MC_CMD_VADAPTOR_SET_MAC
12420  * assign a new MAC address to a v-adaptor.
12421  */
12422 #define MC_CMD_VADAPTOR_SET_MAC 0x5d
12423 #undef  MC_CMD_0x5d_PRIVILEGE_CTG
12424
12425 #define MC_CMD_0x5d_PRIVILEGE_CTG SRIOV_CTG_GENERAL
12426
12427 /* MC_CMD_VADAPTOR_SET_MAC_IN msgrequest */
12428 #define MC_CMD_VADAPTOR_SET_MAC_IN_LEN 10
12429 /* The port to which the v-adaptor is connected. */
12430 #define MC_CMD_VADAPTOR_SET_MAC_IN_UPSTREAM_PORT_ID_OFST 0
12431 #define MC_CMD_VADAPTOR_SET_MAC_IN_UPSTREAM_PORT_ID_LEN 4
12432 /* The new MAC address to assign to this v-adaptor */
12433 #define MC_CMD_VADAPTOR_SET_MAC_IN_MACADDR_OFST 4
12434 #define MC_CMD_VADAPTOR_SET_MAC_IN_MACADDR_LEN 6
12435
12436 /* MC_CMD_VADAPTOR_SET_MAC_OUT msgresponse */
12437 #define MC_CMD_VADAPTOR_SET_MAC_OUT_LEN 0
12438
12439
12440 /***********************************/
12441 /* MC_CMD_VADAPTOR_GET_MAC
12442  * read the MAC address assigned to a v-adaptor.
12443  */
12444 #define MC_CMD_VADAPTOR_GET_MAC 0x5e
12445 #undef  MC_CMD_0x5e_PRIVILEGE_CTG
12446
12447 #define MC_CMD_0x5e_PRIVILEGE_CTG SRIOV_CTG_GENERAL
12448
12449 /* MC_CMD_VADAPTOR_GET_MAC_IN msgrequest */
12450 #define MC_CMD_VADAPTOR_GET_MAC_IN_LEN 4
12451 /* The port to which the v-adaptor is connected. */
12452 #define MC_CMD_VADAPTOR_GET_MAC_IN_UPSTREAM_PORT_ID_OFST 0
12453 #define MC_CMD_VADAPTOR_GET_MAC_IN_UPSTREAM_PORT_ID_LEN 4
12454
12455 /* MC_CMD_VADAPTOR_GET_MAC_OUT msgresponse */
12456 #define MC_CMD_VADAPTOR_GET_MAC_OUT_LEN 6
12457 /* The MAC address assigned to this v-adaptor */
12458 #define MC_CMD_VADAPTOR_GET_MAC_OUT_MACADDR_OFST 0
12459 #define MC_CMD_VADAPTOR_GET_MAC_OUT_MACADDR_LEN 6
12460
12461
12462 /***********************************/
12463 /* MC_CMD_VADAPTOR_QUERY
12464  * read some config of v-adaptor.
12465  */
12466 #define MC_CMD_VADAPTOR_QUERY 0x61
12467 #undef  MC_CMD_0x61_PRIVILEGE_CTG
12468
12469 #define MC_CMD_0x61_PRIVILEGE_CTG SRIOV_CTG_GENERAL
12470
12471 /* MC_CMD_VADAPTOR_QUERY_IN msgrequest */
12472 #define MC_CMD_VADAPTOR_QUERY_IN_LEN 4
12473 /* The port to which the v-adaptor is connected. */
12474 #define MC_CMD_VADAPTOR_QUERY_IN_UPSTREAM_PORT_ID_OFST 0
12475 #define MC_CMD_VADAPTOR_QUERY_IN_UPSTREAM_PORT_ID_LEN 4
12476
12477 /* MC_CMD_VADAPTOR_QUERY_OUT msgresponse */
12478 #define MC_CMD_VADAPTOR_QUERY_OUT_LEN 12
12479 /* The EVB port flags as defined at MC_CMD_VPORT_ALLOC. */
12480 #define MC_CMD_VADAPTOR_QUERY_OUT_PORT_FLAGS_OFST 0
12481 #define MC_CMD_VADAPTOR_QUERY_OUT_PORT_FLAGS_LEN 4
12482 /* The v-adaptor flags as defined at MC_CMD_VADAPTOR_ALLOC. */
12483 #define MC_CMD_VADAPTOR_QUERY_OUT_VADAPTOR_FLAGS_OFST 4
12484 #define MC_CMD_VADAPTOR_QUERY_OUT_VADAPTOR_FLAGS_LEN 4
12485 /* The number of VLAN tags that may still be added */
12486 #define MC_CMD_VADAPTOR_QUERY_OUT_NUM_AVAILABLE_VLAN_TAGS_OFST 8
12487 #define MC_CMD_VADAPTOR_QUERY_OUT_NUM_AVAILABLE_VLAN_TAGS_LEN 4
12488
12489
12490 /***********************************/
12491 /* MC_CMD_EVB_PORT_ASSIGN
12492  * assign a port to a PCI function.
12493  */
12494 #define MC_CMD_EVB_PORT_ASSIGN 0x9a
12495 #undef  MC_CMD_0x9a_PRIVILEGE_CTG
12496
12497 #define MC_CMD_0x9a_PRIVILEGE_CTG SRIOV_CTG_GENERAL
12498
12499 /* MC_CMD_EVB_PORT_ASSIGN_IN msgrequest */
12500 #define MC_CMD_EVB_PORT_ASSIGN_IN_LEN 8
12501 /* The port to assign. */
12502 #define MC_CMD_EVB_PORT_ASSIGN_IN_PORT_ID_OFST 0
12503 #define MC_CMD_EVB_PORT_ASSIGN_IN_PORT_ID_LEN 4
12504 /* The target function to modify. */
12505 #define MC_CMD_EVB_PORT_ASSIGN_IN_FUNCTION_OFST 4
12506 #define MC_CMD_EVB_PORT_ASSIGN_IN_FUNCTION_LEN 4
12507 #define MC_CMD_EVB_PORT_ASSIGN_IN_PF_LBN 0
12508 #define MC_CMD_EVB_PORT_ASSIGN_IN_PF_WIDTH 16
12509 #define MC_CMD_EVB_PORT_ASSIGN_IN_VF_LBN 16
12510 #define MC_CMD_EVB_PORT_ASSIGN_IN_VF_WIDTH 16
12511
12512 /* MC_CMD_EVB_PORT_ASSIGN_OUT msgresponse */
12513 #define MC_CMD_EVB_PORT_ASSIGN_OUT_LEN 0
12514
12515
12516 /***********************************/
12517 /* MC_CMD_RDWR_A64_REGIONS
12518  * Assign the 64 bit region addresses.
12519  */
12520 #define MC_CMD_RDWR_A64_REGIONS 0x9b
12521 #undef  MC_CMD_0x9b_PRIVILEGE_CTG
12522
12523 #define MC_CMD_0x9b_PRIVILEGE_CTG SRIOV_CTG_ADMIN
12524
12525 /* MC_CMD_RDWR_A64_REGIONS_IN msgrequest */
12526 #define MC_CMD_RDWR_A64_REGIONS_IN_LEN 17
12527 #define MC_CMD_RDWR_A64_REGIONS_IN_REGION0_OFST 0
12528 #define MC_CMD_RDWR_A64_REGIONS_IN_REGION0_LEN 4
12529 #define MC_CMD_RDWR_A64_REGIONS_IN_REGION1_OFST 4
12530 #define MC_CMD_RDWR_A64_REGIONS_IN_REGION1_LEN 4
12531 #define MC_CMD_RDWR_A64_REGIONS_IN_REGION2_OFST 8
12532 #define MC_CMD_RDWR_A64_REGIONS_IN_REGION2_LEN 4
12533 #define MC_CMD_RDWR_A64_REGIONS_IN_REGION3_OFST 12
12534 #define MC_CMD_RDWR_A64_REGIONS_IN_REGION3_LEN 4
12535 /* Write enable bits 0-3, set to write, clear to read. */
12536 #define MC_CMD_RDWR_A64_REGIONS_IN_WRITE_MASK_LBN 128
12537 #define MC_CMD_RDWR_A64_REGIONS_IN_WRITE_MASK_WIDTH 4
12538 #define MC_CMD_RDWR_A64_REGIONS_IN_WRITE_MASK_BYTE_OFST 16
12539 #define MC_CMD_RDWR_A64_REGIONS_IN_WRITE_MASK_BYTE_LEN 1
12540
12541 /* MC_CMD_RDWR_A64_REGIONS_OUT msgresponse: This data always included
12542  * regardless of state of write bits in the request.
12543  */
12544 #define MC_CMD_RDWR_A64_REGIONS_OUT_LEN 16
12545 #define MC_CMD_RDWR_A64_REGIONS_OUT_REGION0_OFST 0
12546 #define MC_CMD_RDWR_A64_REGIONS_OUT_REGION0_LEN 4
12547 #define MC_CMD_RDWR_A64_REGIONS_OUT_REGION1_OFST 4
12548 #define MC_CMD_RDWR_A64_REGIONS_OUT_REGION1_LEN 4
12549 #define MC_CMD_RDWR_A64_REGIONS_OUT_REGION2_OFST 8
12550 #define MC_CMD_RDWR_A64_REGIONS_OUT_REGION2_LEN 4
12551 #define MC_CMD_RDWR_A64_REGIONS_OUT_REGION3_OFST 12
12552 #define MC_CMD_RDWR_A64_REGIONS_OUT_REGION3_LEN 4
12553
12554
12555 /***********************************/
12556 /* MC_CMD_ONLOAD_STACK_ALLOC
12557  * Allocate an Onload stack ID.
12558  */
12559 #define MC_CMD_ONLOAD_STACK_ALLOC 0x9c
12560 #undef  MC_CMD_0x9c_PRIVILEGE_CTG
12561
12562 #define MC_CMD_0x9c_PRIVILEGE_CTG SRIOV_CTG_ONLOAD
12563
12564 /* MC_CMD_ONLOAD_STACK_ALLOC_IN msgrequest */
12565 #define MC_CMD_ONLOAD_STACK_ALLOC_IN_LEN 4
12566 /* The handle of the owning upstream port */
12567 #define MC_CMD_ONLOAD_STACK_ALLOC_IN_UPSTREAM_PORT_ID_OFST 0
12568 #define MC_CMD_ONLOAD_STACK_ALLOC_IN_UPSTREAM_PORT_ID_LEN 4
12569
12570 /* MC_CMD_ONLOAD_STACK_ALLOC_OUT msgresponse */
12571 #define MC_CMD_ONLOAD_STACK_ALLOC_OUT_LEN 4
12572 /* The handle of the new Onload stack */
12573 #define MC_CMD_ONLOAD_STACK_ALLOC_OUT_ONLOAD_STACK_ID_OFST 0
12574 #define MC_CMD_ONLOAD_STACK_ALLOC_OUT_ONLOAD_STACK_ID_LEN 4
12575
12576
12577 /***********************************/
12578 /* MC_CMD_ONLOAD_STACK_FREE
12579  * Free an Onload stack ID.
12580  */
12581 #define MC_CMD_ONLOAD_STACK_FREE 0x9d
12582 #undef  MC_CMD_0x9d_PRIVILEGE_CTG
12583
12584 #define MC_CMD_0x9d_PRIVILEGE_CTG SRIOV_CTG_ONLOAD
12585
12586 /* MC_CMD_ONLOAD_STACK_FREE_IN msgrequest */
12587 #define MC_CMD_ONLOAD_STACK_FREE_IN_LEN 4
12588 /* The handle of the Onload stack */
12589 #define MC_CMD_ONLOAD_STACK_FREE_IN_ONLOAD_STACK_ID_OFST 0
12590 #define MC_CMD_ONLOAD_STACK_FREE_IN_ONLOAD_STACK_ID_LEN 4
12591
12592 /* MC_CMD_ONLOAD_STACK_FREE_OUT msgresponse */
12593 #define MC_CMD_ONLOAD_STACK_FREE_OUT_LEN 0
12594
12595
12596 /***********************************/
12597 /* MC_CMD_RSS_CONTEXT_ALLOC
12598  * Allocate an RSS context.
12599  */
12600 #define MC_CMD_RSS_CONTEXT_ALLOC 0x9e
12601 #undef  MC_CMD_0x9e_PRIVILEGE_CTG
12602
12603 #define MC_CMD_0x9e_PRIVILEGE_CTG SRIOV_CTG_GENERAL
12604
12605 /* MC_CMD_RSS_CONTEXT_ALLOC_IN msgrequest */
12606 #define MC_CMD_RSS_CONTEXT_ALLOC_IN_LEN 12
12607 /* The handle of the owning upstream port */
12608 #define MC_CMD_RSS_CONTEXT_ALLOC_IN_UPSTREAM_PORT_ID_OFST 0
12609 #define MC_CMD_RSS_CONTEXT_ALLOC_IN_UPSTREAM_PORT_ID_LEN 4
12610 /* The type of context to allocate */
12611 #define MC_CMD_RSS_CONTEXT_ALLOC_IN_TYPE_OFST 4
12612 #define MC_CMD_RSS_CONTEXT_ALLOC_IN_TYPE_LEN 4
12613 /* enum: Allocate a context for exclusive use. The key and indirection table
12614  * must be explicitly configured.
12615  */
12616 #define MC_CMD_RSS_CONTEXT_ALLOC_IN_TYPE_EXCLUSIVE 0x0
12617 /* enum: Allocate a context for shared use; this will spread across a range of
12618  * queues, but the key and indirection table are pre-configured and may not be
12619  * changed. For this mode, NUM_QUEUES must 2, 4, 8, 16, 32 or 64.
12620  */
12621 #define MC_CMD_RSS_CONTEXT_ALLOC_IN_TYPE_SHARED 0x1
12622 /* Number of queues spanned by this context, in the range 1-64; valid offsets
12623  * in the indirection table will be in the range 0 to NUM_QUEUES-1.
12624  */
12625 #define MC_CMD_RSS_CONTEXT_ALLOC_IN_NUM_QUEUES_OFST 8
12626 #define MC_CMD_RSS_CONTEXT_ALLOC_IN_NUM_QUEUES_LEN 4
12627
12628 /* MC_CMD_RSS_CONTEXT_ALLOC_OUT msgresponse */
12629 #define MC_CMD_RSS_CONTEXT_ALLOC_OUT_LEN 4
12630 /* The handle of the new RSS context. This should be considered opaque to the
12631  * host, although a value of 0xFFFFFFFF is guaranteed never to be a valid
12632  * handle.
12633  */
12634 #define MC_CMD_RSS_CONTEXT_ALLOC_OUT_RSS_CONTEXT_ID_OFST 0
12635 #define MC_CMD_RSS_CONTEXT_ALLOC_OUT_RSS_CONTEXT_ID_LEN 4
12636 /* enum: guaranteed invalid RSS context handle value */
12637 #define MC_CMD_RSS_CONTEXT_ALLOC_OUT_RSS_CONTEXT_ID_INVALID 0xffffffff
12638
12639
12640 /***********************************/
12641 /* MC_CMD_RSS_CONTEXT_FREE
12642  * Free an RSS context.
12643  */
12644 #define MC_CMD_RSS_CONTEXT_FREE 0x9f
12645 #undef  MC_CMD_0x9f_PRIVILEGE_CTG
12646
12647 #define MC_CMD_0x9f_PRIVILEGE_CTG SRIOV_CTG_GENERAL
12648
12649 /* MC_CMD_RSS_CONTEXT_FREE_IN msgrequest */
12650 #define MC_CMD_RSS_CONTEXT_FREE_IN_LEN 4
12651 /* The handle of the RSS context */
12652 #define MC_CMD_RSS_CONTEXT_FREE_IN_RSS_CONTEXT_ID_OFST 0
12653 #define MC_CMD_RSS_CONTEXT_FREE_IN_RSS_CONTEXT_ID_LEN 4
12654
12655 /* MC_CMD_RSS_CONTEXT_FREE_OUT msgresponse */
12656 #define MC_CMD_RSS_CONTEXT_FREE_OUT_LEN 0
12657
12658
12659 /***********************************/
12660 /* MC_CMD_RSS_CONTEXT_SET_KEY
12661  * Set the Toeplitz hash key for an RSS context.
12662  */
12663 #define MC_CMD_RSS_CONTEXT_SET_KEY 0xa0
12664 #undef  MC_CMD_0xa0_PRIVILEGE_CTG
12665
12666 #define MC_CMD_0xa0_PRIVILEGE_CTG SRIOV_CTG_GENERAL
12667
12668 /* MC_CMD_RSS_CONTEXT_SET_KEY_IN msgrequest */
12669 #define MC_CMD_RSS_CONTEXT_SET_KEY_IN_LEN 44
12670 /* The handle of the RSS context */
12671 #define MC_CMD_RSS_CONTEXT_SET_KEY_IN_RSS_CONTEXT_ID_OFST 0
12672 #define MC_CMD_RSS_CONTEXT_SET_KEY_IN_RSS_CONTEXT_ID_LEN 4
12673 /* The 40-byte Toeplitz hash key (TBD endianness issues?) */
12674 #define MC_CMD_RSS_CONTEXT_SET_KEY_IN_TOEPLITZ_KEY_OFST 4
12675 #define MC_CMD_RSS_CONTEXT_SET_KEY_IN_TOEPLITZ_KEY_LEN 40
12676
12677 /* MC_CMD_RSS_CONTEXT_SET_KEY_OUT msgresponse */
12678 #define MC_CMD_RSS_CONTEXT_SET_KEY_OUT_LEN 0
12679
12680
12681 /***********************************/
12682 /* MC_CMD_RSS_CONTEXT_GET_KEY
12683  * Get the Toeplitz hash key for an RSS context.
12684  */
12685 #define MC_CMD_RSS_CONTEXT_GET_KEY 0xa1
12686 #undef  MC_CMD_0xa1_PRIVILEGE_CTG
12687
12688 #define MC_CMD_0xa1_PRIVILEGE_CTG SRIOV_CTG_GENERAL
12689
12690 /* MC_CMD_RSS_CONTEXT_GET_KEY_IN msgrequest */
12691 #define MC_CMD_RSS_CONTEXT_GET_KEY_IN_LEN 4
12692 /* The handle of the RSS context */
12693 #define MC_CMD_RSS_CONTEXT_GET_KEY_IN_RSS_CONTEXT_ID_OFST 0
12694 #define MC_CMD_RSS_CONTEXT_GET_KEY_IN_RSS_CONTEXT_ID_LEN 4
12695
12696 /* MC_CMD_RSS_CONTEXT_GET_KEY_OUT msgresponse */
12697 #define MC_CMD_RSS_CONTEXT_GET_KEY_OUT_LEN 44
12698 /* The 40-byte Toeplitz hash key (TBD endianness issues?) */
12699 #define MC_CMD_RSS_CONTEXT_GET_KEY_OUT_TOEPLITZ_KEY_OFST 4
12700 #define MC_CMD_RSS_CONTEXT_GET_KEY_OUT_TOEPLITZ_KEY_LEN 40
12701
12702
12703 /***********************************/
12704 /* MC_CMD_RSS_CONTEXT_SET_TABLE
12705  * Set the indirection table for an RSS context.
12706  */
12707 #define MC_CMD_RSS_CONTEXT_SET_TABLE 0xa2
12708 #undef  MC_CMD_0xa2_PRIVILEGE_CTG
12709
12710 #define MC_CMD_0xa2_PRIVILEGE_CTG SRIOV_CTG_GENERAL
12711
12712 /* MC_CMD_RSS_CONTEXT_SET_TABLE_IN msgrequest */
12713 #define MC_CMD_RSS_CONTEXT_SET_TABLE_IN_LEN 132
12714 /* The handle of the RSS context */
12715 #define MC_CMD_RSS_CONTEXT_SET_TABLE_IN_RSS_CONTEXT_ID_OFST 0
12716 #define MC_CMD_RSS_CONTEXT_SET_TABLE_IN_RSS_CONTEXT_ID_LEN 4
12717 /* The 128-byte indirection table (1 byte per entry) */
12718 #define MC_CMD_RSS_CONTEXT_SET_TABLE_IN_INDIRECTION_TABLE_OFST 4
12719 #define MC_CMD_RSS_CONTEXT_SET_TABLE_IN_INDIRECTION_TABLE_LEN 128
12720
12721 /* MC_CMD_RSS_CONTEXT_SET_TABLE_OUT msgresponse */
12722 #define MC_CMD_RSS_CONTEXT_SET_TABLE_OUT_LEN 0
12723
12724
12725 /***********************************/
12726 /* MC_CMD_RSS_CONTEXT_GET_TABLE
12727  * Get the indirection table for an RSS context.
12728  */
12729 #define MC_CMD_RSS_CONTEXT_GET_TABLE 0xa3
12730 #undef  MC_CMD_0xa3_PRIVILEGE_CTG
12731
12732 #define MC_CMD_0xa3_PRIVILEGE_CTG SRIOV_CTG_GENERAL
12733
12734 /* MC_CMD_RSS_CONTEXT_GET_TABLE_IN msgrequest */
12735 #define MC_CMD_RSS_CONTEXT_GET_TABLE_IN_LEN 4
12736 /* The handle of the RSS context */
12737 #define MC_CMD_RSS_CONTEXT_GET_TABLE_IN_RSS_CONTEXT_ID_OFST 0
12738 #define MC_CMD_RSS_CONTEXT_GET_TABLE_IN_RSS_CONTEXT_ID_LEN 4
12739
12740 /* MC_CMD_RSS_CONTEXT_GET_TABLE_OUT msgresponse */
12741 #define MC_CMD_RSS_CONTEXT_GET_TABLE_OUT_LEN 132
12742 /* The 128-byte indirection table (1 byte per entry) */
12743 #define MC_CMD_RSS_CONTEXT_GET_TABLE_OUT_INDIRECTION_TABLE_OFST 4
12744 #define MC_CMD_RSS_CONTEXT_GET_TABLE_OUT_INDIRECTION_TABLE_LEN 128
12745
12746
12747 /***********************************/
12748 /* MC_CMD_RSS_CONTEXT_SET_FLAGS
12749  * Set various control flags for an RSS context.
12750  */
12751 #define MC_CMD_RSS_CONTEXT_SET_FLAGS 0xe1
12752 #undef  MC_CMD_0xe1_PRIVILEGE_CTG
12753
12754 #define MC_CMD_0xe1_PRIVILEGE_CTG SRIOV_CTG_GENERAL
12755
12756 /* MC_CMD_RSS_CONTEXT_SET_FLAGS_IN msgrequest */
12757 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_LEN 8
12758 /* The handle of the RSS context */
12759 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_RSS_CONTEXT_ID_OFST 0
12760 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_RSS_CONTEXT_ID_LEN 4
12761 /* Hash control flags. The _EN bits are always supported, but new modes are
12762  * available when ADDITIONAL_RSS_MODES is reported by MC_CMD_GET_CAPABILITIES:
12763  * in this case, the MODE fields may be set to non-zero values, and will take
12764  * effect regardless of the settings of the _EN flags. See the RSS_MODE
12765  * structure for the meaning of the mode bits. Drivers must check the
12766  * capability before trying to set any _MODE fields, as older firmware will
12767  * reject any attempt to set the FLAGS field to a value > 0xff with EINVAL. In
12768  * the case where all the _MODE flags are zero, the _EN flags take effect,
12769  * providing backward compatibility for existing drivers. (Setting all _MODE
12770  * *and* all _EN flags to zero is valid, to disable RSS spreading for that
12771  * particular packet type.)
12772  */
12773 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_FLAGS_OFST 4
12774 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_FLAGS_LEN 4
12775 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_TOEPLITZ_IPV4_EN_LBN 0
12776 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_TOEPLITZ_IPV4_EN_WIDTH 1
12777 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_TOEPLITZ_TCPV4_EN_LBN 1
12778 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_TOEPLITZ_TCPV4_EN_WIDTH 1
12779 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_TOEPLITZ_IPV6_EN_LBN 2
12780 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_TOEPLITZ_IPV6_EN_WIDTH 1
12781 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_TOEPLITZ_TCPV6_EN_LBN 3
12782 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_TOEPLITZ_TCPV6_EN_WIDTH 1
12783 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_RESERVED_LBN 4
12784 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_RESERVED_WIDTH 4
12785 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_TCP_IPV4_RSS_MODE_LBN 8
12786 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_TCP_IPV4_RSS_MODE_WIDTH 4
12787 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_UDP_IPV4_RSS_MODE_LBN 12
12788 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_UDP_IPV4_RSS_MODE_WIDTH 4
12789 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_OTHER_IPV4_RSS_MODE_LBN 16
12790 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_OTHER_IPV4_RSS_MODE_WIDTH 4
12791 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_TCP_IPV6_RSS_MODE_LBN 20
12792 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_TCP_IPV6_RSS_MODE_WIDTH 4
12793 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_UDP_IPV6_RSS_MODE_LBN 24
12794 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_UDP_IPV6_RSS_MODE_WIDTH 4
12795 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_OTHER_IPV6_RSS_MODE_LBN 28
12796 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_OTHER_IPV6_RSS_MODE_WIDTH 4
12797
12798 /* MC_CMD_RSS_CONTEXT_SET_FLAGS_OUT msgresponse */
12799 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_OUT_LEN 0
12800
12801
12802 /***********************************/
12803 /* MC_CMD_RSS_CONTEXT_GET_FLAGS
12804  * Get various control flags for an RSS context.
12805  */
12806 #define MC_CMD_RSS_CONTEXT_GET_FLAGS 0xe2
12807 #undef  MC_CMD_0xe2_PRIVILEGE_CTG
12808
12809 #define MC_CMD_0xe2_PRIVILEGE_CTG SRIOV_CTG_GENERAL
12810
12811 /* MC_CMD_RSS_CONTEXT_GET_FLAGS_IN msgrequest */
12812 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_IN_LEN 4
12813 /* The handle of the RSS context */
12814 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_IN_RSS_CONTEXT_ID_OFST 0
12815 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_IN_RSS_CONTEXT_ID_LEN 4
12816
12817 /* MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT msgresponse */
12818 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_LEN 8
12819 /* Hash control flags. If all _MODE bits are zero (which will always be true
12820  * for older firmware which does not report the ADDITIONAL_RSS_MODES
12821  * capability), the _EN bits report the state. If any _MODE bits are non-zero
12822  * (which will only be true when the firmware reports ADDITIONAL_RSS_MODES)
12823  * then the _EN bits should be disregarded, although the _MODE flags are
12824  * guaranteed to be consistent with the _EN flags for a freshly-allocated RSS
12825  * context and in the case where the _EN flags were used in the SET. This
12826  * provides backward compatibility: old drivers will not be attempting to
12827  * derive any meaning from the _MODE bits (and can never set them to any value
12828  * not representable by the _EN bits); new drivers can always determine the
12829  * mode by looking only at the _MODE bits; the value returned by a GET can
12830  * always be used for a SET regardless of old/new driver vs. old/new firmware.
12831  */
12832 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_FLAGS_OFST 4
12833 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_FLAGS_LEN 4
12834 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_TOEPLITZ_IPV4_EN_LBN 0
12835 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_TOEPLITZ_IPV4_EN_WIDTH 1
12836 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_TOEPLITZ_TCPV4_EN_LBN 1
12837 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_TOEPLITZ_TCPV4_EN_WIDTH 1
12838 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_TOEPLITZ_IPV6_EN_LBN 2
12839 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_TOEPLITZ_IPV6_EN_WIDTH 1
12840 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_TOEPLITZ_TCPV6_EN_LBN 3
12841 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_TOEPLITZ_TCPV6_EN_WIDTH 1
12842 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_RESERVED_LBN 4
12843 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_RESERVED_WIDTH 4
12844 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_TCP_IPV4_RSS_MODE_LBN 8
12845 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_TCP_IPV4_RSS_MODE_WIDTH 4
12846 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_UDP_IPV4_RSS_MODE_LBN 12
12847 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_UDP_IPV4_RSS_MODE_WIDTH 4
12848 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_OTHER_IPV4_RSS_MODE_LBN 16
12849 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_OTHER_IPV4_RSS_MODE_WIDTH 4
12850 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_TCP_IPV6_RSS_MODE_LBN 20
12851 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_TCP_IPV6_RSS_MODE_WIDTH 4
12852 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_UDP_IPV6_RSS_MODE_LBN 24
12853 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_UDP_IPV6_RSS_MODE_WIDTH 4
12854 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_OTHER_IPV6_RSS_MODE_LBN 28
12855 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_OTHER_IPV6_RSS_MODE_WIDTH 4
12856
12857
12858 /***********************************/
12859 /* MC_CMD_DOT1P_MAPPING_ALLOC
12860  * Allocate a .1p mapping.
12861  */
12862 #define MC_CMD_DOT1P_MAPPING_ALLOC 0xa4
12863 #undef  MC_CMD_0xa4_PRIVILEGE_CTG
12864
12865 #define MC_CMD_0xa4_PRIVILEGE_CTG SRIOV_CTG_ADMIN
12866
12867 /* MC_CMD_DOT1P_MAPPING_ALLOC_IN msgrequest */
12868 #define MC_CMD_DOT1P_MAPPING_ALLOC_IN_LEN 8
12869 /* The handle of the owning upstream port */
12870 #define MC_CMD_DOT1P_MAPPING_ALLOC_IN_UPSTREAM_PORT_ID_OFST 0
12871 #define MC_CMD_DOT1P_MAPPING_ALLOC_IN_UPSTREAM_PORT_ID_LEN 4
12872 /* Number of queues spanned by this mapping, in the range 1-64; valid fixed
12873  * offsets in the mapping table will be in the range 0 to NUM_QUEUES-1, and
12874  * referenced RSS contexts must span no more than this number.
12875  */
12876 #define MC_CMD_DOT1P_MAPPING_ALLOC_IN_NUM_QUEUES_OFST 4
12877 #define MC_CMD_DOT1P_MAPPING_ALLOC_IN_NUM_QUEUES_LEN 4
12878
12879 /* MC_CMD_DOT1P_MAPPING_ALLOC_OUT msgresponse */
12880 #define MC_CMD_DOT1P_MAPPING_ALLOC_OUT_LEN 4
12881 /* The handle of the new .1p mapping. This should be considered opaque to the
12882  * host, although a value of 0xFFFFFFFF is guaranteed never to be a valid
12883  * handle.
12884  */
12885 #define MC_CMD_DOT1P_MAPPING_ALLOC_OUT_DOT1P_MAPPING_ID_OFST 0
12886 #define MC_CMD_DOT1P_MAPPING_ALLOC_OUT_DOT1P_MAPPING_ID_LEN 4
12887 /* enum: guaranteed invalid .1p mapping handle value */
12888 #define MC_CMD_DOT1P_MAPPING_ALLOC_OUT_DOT1P_MAPPING_ID_INVALID 0xffffffff
12889
12890
12891 /***********************************/
12892 /* MC_CMD_DOT1P_MAPPING_FREE
12893  * Free a .1p mapping.
12894  */
12895 #define MC_CMD_DOT1P_MAPPING_FREE 0xa5
12896 #undef  MC_CMD_0xa5_PRIVILEGE_CTG
12897
12898 #define MC_CMD_0xa5_PRIVILEGE_CTG SRIOV_CTG_ADMIN
12899
12900 /* MC_CMD_DOT1P_MAPPING_FREE_IN msgrequest */
12901 #define MC_CMD_DOT1P_MAPPING_FREE_IN_LEN 4
12902 /* The handle of the .1p mapping */
12903 #define MC_CMD_DOT1P_MAPPING_FREE_IN_DOT1P_MAPPING_ID_OFST 0
12904 #define MC_CMD_DOT1P_MAPPING_FREE_IN_DOT1P_MAPPING_ID_LEN 4
12905
12906 /* MC_CMD_DOT1P_MAPPING_FREE_OUT msgresponse */
12907 #define MC_CMD_DOT1P_MAPPING_FREE_OUT_LEN 0
12908
12909
12910 /***********************************/
12911 /* MC_CMD_DOT1P_MAPPING_SET_TABLE
12912  * Set the mapping table for a .1p mapping.
12913  */
12914 #define MC_CMD_DOT1P_MAPPING_SET_TABLE 0xa6
12915 #undef  MC_CMD_0xa6_PRIVILEGE_CTG
12916
12917 #define MC_CMD_0xa6_PRIVILEGE_CTG SRIOV_CTG_ADMIN
12918
12919 /* MC_CMD_DOT1P_MAPPING_SET_TABLE_IN msgrequest */
12920 #define MC_CMD_DOT1P_MAPPING_SET_TABLE_IN_LEN 36
12921 /* The handle of the .1p mapping */
12922 #define MC_CMD_DOT1P_MAPPING_SET_TABLE_IN_DOT1P_MAPPING_ID_OFST 0
12923 #define MC_CMD_DOT1P_MAPPING_SET_TABLE_IN_DOT1P_MAPPING_ID_LEN 4
12924 /* Per-priority mappings (1 32-bit word per entry - an offset or RSS context
12925  * handle)
12926  */
12927 #define MC_CMD_DOT1P_MAPPING_SET_TABLE_IN_MAPPING_TABLE_OFST 4
12928 #define MC_CMD_DOT1P_MAPPING_SET_TABLE_IN_MAPPING_TABLE_LEN 32
12929
12930 /* MC_CMD_DOT1P_MAPPING_SET_TABLE_OUT msgresponse */
12931 #define MC_CMD_DOT1P_MAPPING_SET_TABLE_OUT_LEN 0
12932
12933
12934 /***********************************/
12935 /* MC_CMD_DOT1P_MAPPING_GET_TABLE
12936  * Get the mapping table for a .1p mapping.
12937  */
12938 #define MC_CMD_DOT1P_MAPPING_GET_TABLE 0xa7
12939 #undef  MC_CMD_0xa7_PRIVILEGE_CTG
12940
12941 #define MC_CMD_0xa7_PRIVILEGE_CTG SRIOV_CTG_ADMIN
12942
12943 /* MC_CMD_DOT1P_MAPPING_GET_TABLE_IN msgrequest */
12944 #define MC_CMD_DOT1P_MAPPING_GET_TABLE_IN_LEN 4
12945 /* The handle of the .1p mapping */
12946 #define MC_CMD_DOT1P_MAPPING_GET_TABLE_IN_DOT1P_MAPPING_ID_OFST 0
12947 #define MC_CMD_DOT1P_MAPPING_GET_TABLE_IN_DOT1P_MAPPING_ID_LEN 4
12948
12949 /* MC_CMD_DOT1P_MAPPING_GET_TABLE_OUT msgresponse */
12950 #define MC_CMD_DOT1P_MAPPING_GET_TABLE_OUT_LEN 36
12951 /* Per-priority mappings (1 32-bit word per entry - an offset or RSS context
12952  * handle)
12953  */
12954 #define MC_CMD_DOT1P_MAPPING_GET_TABLE_OUT_MAPPING_TABLE_OFST 4
12955 #define MC_CMD_DOT1P_MAPPING_GET_TABLE_OUT_MAPPING_TABLE_LEN 32
12956
12957
12958 /***********************************/
12959 /* MC_CMD_GET_VECTOR_CFG
12960  * Get Interrupt Vector config for this PF.
12961  */
12962 #define MC_CMD_GET_VECTOR_CFG 0xbf
12963 #undef  MC_CMD_0xbf_PRIVILEGE_CTG
12964
12965 #define MC_CMD_0xbf_PRIVILEGE_CTG SRIOV_CTG_GENERAL
12966
12967 /* MC_CMD_GET_VECTOR_CFG_IN msgrequest */
12968 #define MC_CMD_GET_VECTOR_CFG_IN_LEN 0
12969
12970 /* MC_CMD_GET_VECTOR_CFG_OUT msgresponse */
12971 #define MC_CMD_GET_VECTOR_CFG_OUT_LEN 12
12972 /* Base absolute interrupt vector number. */
12973 #define MC_CMD_GET_VECTOR_CFG_OUT_VEC_BASE_OFST 0
12974 #define MC_CMD_GET_VECTOR_CFG_OUT_VEC_BASE_LEN 4
12975 /* Number of interrupt vectors allocate to this PF. */
12976 #define MC_CMD_GET_VECTOR_CFG_OUT_VECS_PER_PF_OFST 4
12977 #define MC_CMD_GET_VECTOR_CFG_OUT_VECS_PER_PF_LEN 4
12978 /* Number of interrupt vectors to allocate per VF. */
12979 #define MC_CMD_GET_VECTOR_CFG_OUT_VECS_PER_VF_OFST 8
12980 #define MC_CMD_GET_VECTOR_CFG_OUT_VECS_PER_VF_LEN 4
12981
12982
12983 /***********************************/
12984 /* MC_CMD_SET_VECTOR_CFG
12985  * Set Interrupt Vector config for this PF.
12986  */
12987 #define MC_CMD_SET_VECTOR_CFG 0xc0
12988 #undef  MC_CMD_0xc0_PRIVILEGE_CTG
12989
12990 #define MC_CMD_0xc0_PRIVILEGE_CTG SRIOV_CTG_GENERAL
12991
12992 /* MC_CMD_SET_VECTOR_CFG_IN msgrequest */
12993 #define MC_CMD_SET_VECTOR_CFG_IN_LEN 12
12994 /* Base absolute interrupt vector number, or MC_CMD_RESOURCE_INSTANCE_ANY to
12995  * let the system find a suitable base.
12996  */
12997 #define MC_CMD_SET_VECTOR_CFG_IN_VEC_BASE_OFST 0
12998 #define MC_CMD_SET_VECTOR_CFG_IN_VEC_BASE_LEN 4
12999 /* Number of interrupt vectors allocate to this PF. */
13000 #define MC_CMD_SET_VECTOR_CFG_IN_VECS_PER_PF_OFST 4
13001 #define MC_CMD_SET_VECTOR_CFG_IN_VECS_PER_PF_LEN 4
13002 /* Number of interrupt vectors to allocate per VF. */
13003 #define MC_CMD_SET_VECTOR_CFG_IN_VECS_PER_VF_OFST 8
13004 #define MC_CMD_SET_VECTOR_CFG_IN_VECS_PER_VF_LEN 4
13005
13006 /* MC_CMD_SET_VECTOR_CFG_OUT msgresponse */
13007 #define MC_CMD_SET_VECTOR_CFG_OUT_LEN 0
13008
13009
13010 /***********************************/
13011 /* MC_CMD_VPORT_ADD_MAC_ADDRESS
13012  * Add a MAC address to a v-port
13013  */
13014 #define MC_CMD_VPORT_ADD_MAC_ADDRESS 0xa8
13015 #undef  MC_CMD_0xa8_PRIVILEGE_CTG
13016
13017 #define MC_CMD_0xa8_PRIVILEGE_CTG SRIOV_CTG_GENERAL
13018
13019 /* MC_CMD_VPORT_ADD_MAC_ADDRESS_IN msgrequest */
13020 #define MC_CMD_VPORT_ADD_MAC_ADDRESS_IN_LEN 10
13021 /* The handle of the v-port */
13022 #define MC_CMD_VPORT_ADD_MAC_ADDRESS_IN_VPORT_ID_OFST 0
13023 #define MC_CMD_VPORT_ADD_MAC_ADDRESS_IN_VPORT_ID_LEN 4
13024 /* MAC address to add */
13025 #define MC_CMD_VPORT_ADD_MAC_ADDRESS_IN_MACADDR_OFST 4
13026 #define MC_CMD_VPORT_ADD_MAC_ADDRESS_IN_MACADDR_LEN 6
13027
13028 /* MC_CMD_VPORT_ADD_MAC_ADDRESS_OUT msgresponse */
13029 #define MC_CMD_VPORT_ADD_MAC_ADDRESS_OUT_LEN 0
13030
13031
13032 /***********************************/
13033 /* MC_CMD_VPORT_DEL_MAC_ADDRESS
13034  * Delete a MAC address from a v-port
13035  */
13036 #define MC_CMD_VPORT_DEL_MAC_ADDRESS 0xa9
13037 #undef  MC_CMD_0xa9_PRIVILEGE_CTG
13038
13039 #define MC_CMD_0xa9_PRIVILEGE_CTG SRIOV_CTG_GENERAL
13040
13041 /* MC_CMD_VPORT_DEL_MAC_ADDRESS_IN msgrequest */
13042 #define MC_CMD_VPORT_DEL_MAC_ADDRESS_IN_LEN 10
13043 /* The handle of the v-port */
13044 #define MC_CMD_VPORT_DEL_MAC_ADDRESS_IN_VPORT_ID_OFST 0
13045 #define MC_CMD_VPORT_DEL_MAC_ADDRESS_IN_VPORT_ID_LEN 4
13046 /* MAC address to add */
13047 #define MC_CMD_VPORT_DEL_MAC_ADDRESS_IN_MACADDR_OFST 4
13048 #define MC_CMD_VPORT_DEL_MAC_ADDRESS_IN_MACADDR_LEN 6
13049
13050 /* MC_CMD_VPORT_DEL_MAC_ADDRESS_OUT msgresponse */
13051 #define MC_CMD_VPORT_DEL_MAC_ADDRESS_OUT_LEN 0
13052
13053
13054 /***********************************/
13055 /* MC_CMD_VPORT_GET_MAC_ADDRESSES
13056  * Delete a MAC address from a v-port
13057  */
13058 #define MC_CMD_VPORT_GET_MAC_ADDRESSES 0xaa
13059 #undef  MC_CMD_0xaa_PRIVILEGE_CTG
13060
13061 #define MC_CMD_0xaa_PRIVILEGE_CTG SRIOV_CTG_GENERAL
13062
13063 /* MC_CMD_VPORT_GET_MAC_ADDRESSES_IN msgrequest */
13064 #define MC_CMD_VPORT_GET_MAC_ADDRESSES_IN_LEN 4
13065 /* The handle of the v-port */
13066 #define MC_CMD_VPORT_GET_MAC_ADDRESSES_IN_VPORT_ID_OFST 0
13067 #define MC_CMD_VPORT_GET_MAC_ADDRESSES_IN_VPORT_ID_LEN 4
13068
13069 /* MC_CMD_VPORT_GET_MAC_ADDRESSES_OUT msgresponse */
13070 #define MC_CMD_VPORT_GET_MAC_ADDRESSES_OUT_LENMIN 4
13071 #define MC_CMD_VPORT_GET_MAC_ADDRESSES_OUT_LENMAX 250
13072 #define MC_CMD_VPORT_GET_MAC_ADDRESSES_OUT_LENMAX_MCDI2 1018
13073 #define MC_CMD_VPORT_GET_MAC_ADDRESSES_OUT_LEN(num) (4+6*(num))
13074 /* The number of MAC addresses returned */
13075 #define MC_CMD_VPORT_GET_MAC_ADDRESSES_OUT_MACADDR_COUNT_OFST 0
13076 #define MC_CMD_VPORT_GET_MAC_ADDRESSES_OUT_MACADDR_COUNT_LEN 4
13077 /* Array of MAC addresses */
13078 #define MC_CMD_VPORT_GET_MAC_ADDRESSES_OUT_MACADDR_OFST 4
13079 #define MC_CMD_VPORT_GET_MAC_ADDRESSES_OUT_MACADDR_LEN 6
13080 #define MC_CMD_VPORT_GET_MAC_ADDRESSES_OUT_MACADDR_MINNUM 0
13081 #define MC_CMD_VPORT_GET_MAC_ADDRESSES_OUT_MACADDR_MAXNUM 41
13082 #define MC_CMD_VPORT_GET_MAC_ADDRESSES_OUT_MACADDR_MAXNUM_MCDI2 169
13083
13084
13085 /***********************************/
13086 /* MC_CMD_VPORT_RECONFIGURE
13087  * Replace VLAN tags and/or MAC addresses of an existing v-port. If the v-port
13088  * has already been passed to another function (v-port's user), then that
13089  * function will be reset before applying the changes.
13090  */
13091 #define MC_CMD_VPORT_RECONFIGURE 0xeb
13092 #undef  MC_CMD_0xeb_PRIVILEGE_CTG
13093
13094 #define MC_CMD_0xeb_PRIVILEGE_CTG SRIOV_CTG_GENERAL
13095
13096 /* MC_CMD_VPORT_RECONFIGURE_IN msgrequest */
13097 #define MC_CMD_VPORT_RECONFIGURE_IN_LEN 44
13098 /* The handle of the v-port */
13099 #define MC_CMD_VPORT_RECONFIGURE_IN_VPORT_ID_OFST 0
13100 #define MC_CMD_VPORT_RECONFIGURE_IN_VPORT_ID_LEN 4
13101 /* Flags requesting what should be changed. */
13102 #define MC_CMD_VPORT_RECONFIGURE_IN_FLAGS_OFST 4
13103 #define MC_CMD_VPORT_RECONFIGURE_IN_FLAGS_LEN 4
13104 #define MC_CMD_VPORT_RECONFIGURE_IN_REPLACE_VLAN_TAGS_LBN 0
13105 #define MC_CMD_VPORT_RECONFIGURE_IN_REPLACE_VLAN_TAGS_WIDTH 1
13106 #define MC_CMD_VPORT_RECONFIGURE_IN_REPLACE_MACADDRS_LBN 1
13107 #define MC_CMD_VPORT_RECONFIGURE_IN_REPLACE_MACADDRS_WIDTH 1
13108 /* The number of VLAN tags to insert/remove. An error will be returned if
13109  * incompatible with the number of VLAN tags specified for the upstream
13110  * v-switch.
13111  */
13112 #define MC_CMD_VPORT_RECONFIGURE_IN_NUM_VLAN_TAGS_OFST 8
13113 #define MC_CMD_VPORT_RECONFIGURE_IN_NUM_VLAN_TAGS_LEN 4
13114 /* The actual VLAN tags to insert/remove */
13115 #define MC_CMD_VPORT_RECONFIGURE_IN_VLAN_TAGS_OFST 12
13116 #define MC_CMD_VPORT_RECONFIGURE_IN_VLAN_TAGS_LEN 4
13117 #define MC_CMD_VPORT_RECONFIGURE_IN_VLAN_TAG_0_LBN 0
13118 #define MC_CMD_VPORT_RECONFIGURE_IN_VLAN_TAG_0_WIDTH 16
13119 #define MC_CMD_VPORT_RECONFIGURE_IN_VLAN_TAG_1_LBN 16
13120 #define MC_CMD_VPORT_RECONFIGURE_IN_VLAN_TAG_1_WIDTH 16
13121 /* The number of MAC addresses to add */
13122 #define MC_CMD_VPORT_RECONFIGURE_IN_NUM_MACADDRS_OFST 16
13123 #define MC_CMD_VPORT_RECONFIGURE_IN_NUM_MACADDRS_LEN 4
13124 /* MAC addresses to add */
13125 #define MC_CMD_VPORT_RECONFIGURE_IN_MACADDRS_OFST 20
13126 #define MC_CMD_VPORT_RECONFIGURE_IN_MACADDRS_LEN 6
13127 #define MC_CMD_VPORT_RECONFIGURE_IN_MACADDRS_NUM 4
13128
13129 /* MC_CMD_VPORT_RECONFIGURE_OUT msgresponse */
13130 #define MC_CMD_VPORT_RECONFIGURE_OUT_LEN 4
13131 #define MC_CMD_VPORT_RECONFIGURE_OUT_FLAGS_OFST 0
13132 #define MC_CMD_VPORT_RECONFIGURE_OUT_FLAGS_LEN 4
13133 #define MC_CMD_VPORT_RECONFIGURE_OUT_RESET_DONE_LBN 0
13134 #define MC_CMD_VPORT_RECONFIGURE_OUT_RESET_DONE_WIDTH 1
13135
13136
13137 /***********************************/
13138 /* MC_CMD_EVB_PORT_QUERY
13139  * read some config of v-port.
13140  */
13141 #define MC_CMD_EVB_PORT_QUERY 0x62
13142 #undef  MC_CMD_0x62_PRIVILEGE_CTG
13143
13144 #define MC_CMD_0x62_PRIVILEGE_CTG SRIOV_CTG_GENERAL
13145
13146 /* MC_CMD_EVB_PORT_QUERY_IN msgrequest */
13147 #define MC_CMD_EVB_PORT_QUERY_IN_LEN 4
13148 /* The handle of the v-port */
13149 #define MC_CMD_EVB_PORT_QUERY_IN_PORT_ID_OFST 0
13150 #define MC_CMD_EVB_PORT_QUERY_IN_PORT_ID_LEN 4
13151
13152 /* MC_CMD_EVB_PORT_QUERY_OUT msgresponse */
13153 #define MC_CMD_EVB_PORT_QUERY_OUT_LEN 8
13154 /* The EVB port flags as defined at MC_CMD_VPORT_ALLOC. */
13155 #define MC_CMD_EVB_PORT_QUERY_OUT_PORT_FLAGS_OFST 0
13156 #define MC_CMD_EVB_PORT_QUERY_OUT_PORT_FLAGS_LEN 4
13157 /* The number of VLAN tags that may be used on a v-adaptor connected to this
13158  * EVB port.
13159  */
13160 #define MC_CMD_EVB_PORT_QUERY_OUT_NUM_AVAILABLE_VLAN_TAGS_OFST 4
13161 #define MC_CMD_EVB_PORT_QUERY_OUT_NUM_AVAILABLE_VLAN_TAGS_LEN 4
13162
13163
13164 /***********************************/
13165 /* MC_CMD_DUMP_BUFTBL_ENTRIES
13166  * Dump buffer table entries, mainly for command client debug use. Dumps
13167  * absolute entries, and does not use chunk handles. All entries must be in
13168  * range, and used for q page mapping, Although the latter restriction may be
13169  * lifted in future.
13170  */
13171 #define MC_CMD_DUMP_BUFTBL_ENTRIES 0xab
13172 #undef  MC_CMD_0xab_PRIVILEGE_CTG
13173
13174 #define MC_CMD_0xab_PRIVILEGE_CTG SRIOV_CTG_INSECURE
13175
13176 /* MC_CMD_DUMP_BUFTBL_ENTRIES_IN msgrequest */
13177 #define MC_CMD_DUMP_BUFTBL_ENTRIES_IN_LEN 8
13178 /* Index of the first buffer table entry. */
13179 #define MC_CMD_DUMP_BUFTBL_ENTRIES_IN_FIRSTID_OFST 0
13180 #define MC_CMD_DUMP_BUFTBL_ENTRIES_IN_FIRSTID_LEN 4
13181 /* Number of buffer table entries to dump. */
13182 #define MC_CMD_DUMP_BUFTBL_ENTRIES_IN_NUMENTRIES_OFST 4
13183 #define MC_CMD_DUMP_BUFTBL_ENTRIES_IN_NUMENTRIES_LEN 4
13184
13185 /* MC_CMD_DUMP_BUFTBL_ENTRIES_OUT msgresponse */
13186 #define MC_CMD_DUMP_BUFTBL_ENTRIES_OUT_LENMIN 12
13187 #define MC_CMD_DUMP_BUFTBL_ENTRIES_OUT_LENMAX 252
13188 #define MC_CMD_DUMP_BUFTBL_ENTRIES_OUT_LENMAX_MCDI2 1020
13189 #define MC_CMD_DUMP_BUFTBL_ENTRIES_OUT_LEN(num) (0+12*(num))
13190 /* Raw buffer table entries, layed out as BUFTBL_ENTRY. */
13191 #define MC_CMD_DUMP_BUFTBL_ENTRIES_OUT_ENTRY_OFST 0
13192 #define MC_CMD_DUMP_BUFTBL_ENTRIES_OUT_ENTRY_LEN 12
13193 #define MC_CMD_DUMP_BUFTBL_ENTRIES_OUT_ENTRY_MINNUM 1
13194 #define MC_CMD_DUMP_BUFTBL_ENTRIES_OUT_ENTRY_MAXNUM 21
13195 #define MC_CMD_DUMP_BUFTBL_ENTRIES_OUT_ENTRY_MAXNUM_MCDI2 85
13196
13197
13198 /***********************************/
13199 /* MC_CMD_SET_RXDP_CONFIG
13200  * Set global RXDP configuration settings
13201  */
13202 #define MC_CMD_SET_RXDP_CONFIG 0xc1
13203 #undef  MC_CMD_0xc1_PRIVILEGE_CTG
13204
13205 #define MC_CMD_0xc1_PRIVILEGE_CTG SRIOV_CTG_ADMIN
13206
13207 /* MC_CMD_SET_RXDP_CONFIG_IN msgrequest */
13208 #define MC_CMD_SET_RXDP_CONFIG_IN_LEN 4
13209 #define MC_CMD_SET_RXDP_CONFIG_IN_DATA_OFST 0
13210 #define MC_CMD_SET_RXDP_CONFIG_IN_DATA_LEN 4
13211 #define MC_CMD_SET_RXDP_CONFIG_IN_PAD_HOST_DMA_LBN 0
13212 #define MC_CMD_SET_RXDP_CONFIG_IN_PAD_HOST_DMA_WIDTH 1
13213 #define MC_CMD_SET_RXDP_CONFIG_IN_PAD_HOST_LEN_LBN 1
13214 #define MC_CMD_SET_RXDP_CONFIG_IN_PAD_HOST_LEN_WIDTH 2
13215 /* enum: pad to 64 bytes */
13216 #define MC_CMD_SET_RXDP_CONFIG_IN_PAD_HOST_64 0x0
13217 /* enum: pad to 128 bytes (Medford only) */
13218 #define MC_CMD_SET_RXDP_CONFIG_IN_PAD_HOST_128 0x1
13219 /* enum: pad to 256 bytes (Medford only) */
13220 #define MC_CMD_SET_RXDP_CONFIG_IN_PAD_HOST_256 0x2
13221
13222 /* MC_CMD_SET_RXDP_CONFIG_OUT msgresponse */
13223 #define MC_CMD_SET_RXDP_CONFIG_OUT_LEN 0
13224
13225
13226 /***********************************/
13227 /* MC_CMD_GET_RXDP_CONFIG
13228  * Get global RXDP configuration settings
13229  */
13230 #define MC_CMD_GET_RXDP_CONFIG 0xc2
13231 #undef  MC_CMD_0xc2_PRIVILEGE_CTG
13232
13233 #define MC_CMD_0xc2_PRIVILEGE_CTG SRIOV_CTG_GENERAL
13234
13235 /* MC_CMD_GET_RXDP_CONFIG_IN msgrequest */
13236 #define MC_CMD_GET_RXDP_CONFIG_IN_LEN 0
13237
13238 /* MC_CMD_GET_RXDP_CONFIG_OUT msgresponse */
13239 #define MC_CMD_GET_RXDP_CONFIG_OUT_LEN 4
13240 #define MC_CMD_GET_RXDP_CONFIG_OUT_DATA_OFST 0
13241 #define MC_CMD_GET_RXDP_CONFIG_OUT_DATA_LEN 4
13242 #define MC_CMD_GET_RXDP_CONFIG_OUT_PAD_HOST_DMA_LBN 0
13243 #define MC_CMD_GET_RXDP_CONFIG_OUT_PAD_HOST_DMA_WIDTH 1
13244 #define MC_CMD_GET_RXDP_CONFIG_OUT_PAD_HOST_LEN_LBN 1
13245 #define MC_CMD_GET_RXDP_CONFIG_OUT_PAD_HOST_LEN_WIDTH 2
13246 /*             Enum values, see field(s): */
13247 /*                MC_CMD_SET_RXDP_CONFIG/MC_CMD_SET_RXDP_CONFIG_IN/PAD_HOST_LEN */
13248
13249
13250 /***********************************/
13251 /* MC_CMD_GET_CLOCK
13252  * Return the system and PDCPU clock frequencies.
13253  */
13254 #define MC_CMD_GET_CLOCK 0xac
13255 #undef  MC_CMD_0xac_PRIVILEGE_CTG
13256
13257 #define MC_CMD_0xac_PRIVILEGE_CTG SRIOV_CTG_GENERAL
13258
13259 /* MC_CMD_GET_CLOCK_IN msgrequest */
13260 #define MC_CMD_GET_CLOCK_IN_LEN 0
13261
13262 /* MC_CMD_GET_CLOCK_OUT msgresponse */
13263 #define MC_CMD_GET_CLOCK_OUT_LEN 8
13264 /* System frequency, MHz */
13265 #define MC_CMD_GET_CLOCK_OUT_SYS_FREQ_OFST 0
13266 #define MC_CMD_GET_CLOCK_OUT_SYS_FREQ_LEN 4
13267 /* DPCPU frequency, MHz */
13268 #define MC_CMD_GET_CLOCK_OUT_DPCPU_FREQ_OFST 4
13269 #define MC_CMD_GET_CLOCK_OUT_DPCPU_FREQ_LEN 4
13270
13271
13272 /***********************************/
13273 /* MC_CMD_SET_CLOCK
13274  * Control the system and DPCPU clock frequencies. Changes are lost reboot.
13275  */
13276 #define MC_CMD_SET_CLOCK 0xad
13277 #undef  MC_CMD_0xad_PRIVILEGE_CTG
13278
13279 #define MC_CMD_0xad_PRIVILEGE_CTG SRIOV_CTG_INSECURE
13280
13281 /* MC_CMD_SET_CLOCK_IN msgrequest */
13282 #define MC_CMD_SET_CLOCK_IN_LEN 28
13283 /* Requested frequency in MHz for system clock domain */
13284 #define MC_CMD_SET_CLOCK_IN_SYS_FREQ_OFST 0
13285 #define MC_CMD_SET_CLOCK_IN_SYS_FREQ_LEN 4
13286 /* enum: Leave the system clock domain frequency unchanged */
13287 #define MC_CMD_SET_CLOCK_IN_SYS_DOMAIN_DONT_CHANGE 0x0
13288 /* Requested frequency in MHz for inter-core clock domain */
13289 #define MC_CMD_SET_CLOCK_IN_ICORE_FREQ_OFST 4
13290 #define MC_CMD_SET_CLOCK_IN_ICORE_FREQ_LEN 4
13291 /* enum: Leave the inter-core clock domain frequency unchanged */
13292 #define MC_CMD_SET_CLOCK_IN_ICORE_DOMAIN_DONT_CHANGE 0x0
13293 /* Requested frequency in MHz for DPCPU clock domain */
13294 #define MC_CMD_SET_CLOCK_IN_DPCPU_FREQ_OFST 8
13295 #define MC_CMD_SET_CLOCK_IN_DPCPU_FREQ_LEN 4
13296 /* enum: Leave the DPCPU clock domain frequency unchanged */
13297 #define MC_CMD_SET_CLOCK_IN_DPCPU_DOMAIN_DONT_CHANGE 0x0
13298 /* Requested frequency in MHz for PCS clock domain */
13299 #define MC_CMD_SET_CLOCK_IN_PCS_FREQ_OFST 12
13300 #define MC_CMD_SET_CLOCK_IN_PCS_FREQ_LEN 4
13301 /* enum: Leave the PCS clock domain frequency unchanged */
13302 #define MC_CMD_SET_CLOCK_IN_PCS_DOMAIN_DONT_CHANGE 0x0
13303 /* Requested frequency in MHz for MC clock domain */
13304 #define MC_CMD_SET_CLOCK_IN_MC_FREQ_OFST 16
13305 #define MC_CMD_SET_CLOCK_IN_MC_FREQ_LEN 4
13306 /* enum: Leave the MC clock domain frequency unchanged */
13307 #define MC_CMD_SET_CLOCK_IN_MC_DOMAIN_DONT_CHANGE 0x0
13308 /* Requested frequency in MHz for rmon clock domain */
13309 #define MC_CMD_SET_CLOCK_IN_RMON_FREQ_OFST 20
13310 #define MC_CMD_SET_CLOCK_IN_RMON_FREQ_LEN 4
13311 /* enum: Leave the rmon clock domain frequency unchanged */
13312 #define MC_CMD_SET_CLOCK_IN_RMON_DOMAIN_DONT_CHANGE 0x0
13313 /* Requested frequency in MHz for vswitch clock domain */
13314 #define MC_CMD_SET_CLOCK_IN_VSWITCH_FREQ_OFST 24
13315 #define MC_CMD_SET_CLOCK_IN_VSWITCH_FREQ_LEN 4
13316 /* enum: Leave the vswitch clock domain frequency unchanged */
13317 #define MC_CMD_SET_CLOCK_IN_VSWITCH_DOMAIN_DONT_CHANGE 0x0
13318
13319 /* MC_CMD_SET_CLOCK_OUT msgresponse */
13320 #define MC_CMD_SET_CLOCK_OUT_LEN 28
13321 /* Resulting system frequency in MHz */
13322 #define MC_CMD_SET_CLOCK_OUT_SYS_FREQ_OFST 0
13323 #define MC_CMD_SET_CLOCK_OUT_SYS_FREQ_LEN 4
13324 /* enum: The system clock domain doesn't exist */
13325 #define MC_CMD_SET_CLOCK_OUT_SYS_DOMAIN_UNSUPPORTED 0x0
13326 /* Resulting inter-core frequency in MHz */
13327 #define MC_CMD_SET_CLOCK_OUT_ICORE_FREQ_OFST 4
13328 #define MC_CMD_SET_CLOCK_OUT_ICORE_FREQ_LEN 4
13329 /* enum: The inter-core clock domain doesn't exist / isn't used */
13330 #define MC_CMD_SET_CLOCK_OUT_ICORE_DOMAIN_UNSUPPORTED 0x0
13331 /* Resulting DPCPU frequency in MHz */
13332 #define MC_CMD_SET_CLOCK_OUT_DPCPU_FREQ_OFST 8
13333 #define MC_CMD_SET_CLOCK_OUT_DPCPU_FREQ_LEN 4
13334 /* enum: The dpcpu clock domain doesn't exist */
13335 #define MC_CMD_SET_CLOCK_OUT_DPCPU_DOMAIN_UNSUPPORTED 0x0
13336 /* Resulting PCS frequency in MHz */
13337 #define MC_CMD_SET_CLOCK_OUT_PCS_FREQ_OFST 12
13338 #define MC_CMD_SET_CLOCK_OUT_PCS_FREQ_LEN 4
13339 /* enum: The PCS clock domain doesn't exist / isn't controlled */
13340 #define MC_CMD_SET_CLOCK_OUT_PCS_DOMAIN_UNSUPPORTED 0x0
13341 /* Resulting MC frequency in MHz */
13342 #define MC_CMD_SET_CLOCK_OUT_MC_FREQ_OFST 16
13343 #define MC_CMD_SET_CLOCK_OUT_MC_FREQ_LEN 4
13344 /* enum: The MC clock domain doesn't exist / isn't controlled */
13345 #define MC_CMD_SET_CLOCK_OUT_MC_DOMAIN_UNSUPPORTED 0x0
13346 /* Resulting rmon frequency in MHz */
13347 #define MC_CMD_SET_CLOCK_OUT_RMON_FREQ_OFST 20
13348 #define MC_CMD_SET_CLOCK_OUT_RMON_FREQ_LEN 4
13349 /* enum: The rmon clock domain doesn't exist / isn't controlled */
13350 #define MC_CMD_SET_CLOCK_OUT_RMON_DOMAIN_UNSUPPORTED 0x0
13351 /* Resulting vswitch frequency in MHz */
13352 #define MC_CMD_SET_CLOCK_OUT_VSWITCH_FREQ_OFST 24
13353 #define MC_CMD_SET_CLOCK_OUT_VSWITCH_FREQ_LEN 4
13354 /* enum: The vswitch clock domain doesn't exist / isn't controlled */
13355 #define MC_CMD_SET_CLOCK_OUT_VSWITCH_DOMAIN_UNSUPPORTED 0x0
13356
13357
13358 /***********************************/
13359 /* MC_CMD_DPCPU_RPC
13360  * Send an arbitrary DPCPU message.
13361  */
13362 #define MC_CMD_DPCPU_RPC 0xae
13363 #undef  MC_CMD_0xae_PRIVILEGE_CTG
13364
13365 #define MC_CMD_0xae_PRIVILEGE_CTG SRIOV_CTG_INSECURE
13366
13367 /* MC_CMD_DPCPU_RPC_IN msgrequest */
13368 #define MC_CMD_DPCPU_RPC_IN_LEN 36
13369 #define MC_CMD_DPCPU_RPC_IN_CPU_OFST 0
13370 #define MC_CMD_DPCPU_RPC_IN_CPU_LEN 4
13371 /* enum: RxDPCPU0 */
13372 #define MC_CMD_DPCPU_RPC_IN_DPCPU_RX0 0x0
13373 /* enum: TxDPCPU0 */
13374 #define MC_CMD_DPCPU_RPC_IN_DPCPU_TX0 0x1
13375 /* enum: TxDPCPU1 */
13376 #define MC_CMD_DPCPU_RPC_IN_DPCPU_TX1 0x2
13377 /* enum: RxDPCPU1 (Medford only) */
13378 #define MC_CMD_DPCPU_RPC_IN_DPCPU_RX1 0x3
13379 /* enum: RxDPCPU (will be for the calling function; for now, just an alias of
13380  * DPCPU_RX0)
13381  */
13382 #define MC_CMD_DPCPU_RPC_IN_DPCPU_RX 0x80
13383 /* enum: TxDPCPU (will be for the calling function; for now, just an alias of
13384  * DPCPU_TX0)
13385  */
13386 #define MC_CMD_DPCPU_RPC_IN_DPCPU_TX 0x81
13387 /* First 8 bits [39:32] of DATA are consumed by MC-DPCPU protocol and must be
13388  * initialised to zero
13389  */
13390 #define MC_CMD_DPCPU_RPC_IN_DATA_OFST 4
13391 #define MC_CMD_DPCPU_RPC_IN_DATA_LEN 32
13392 #define MC_CMD_DPCPU_RPC_IN_HDR_CMD_CMDNUM_LBN 8
13393 #define MC_CMD_DPCPU_RPC_IN_HDR_CMD_CMDNUM_WIDTH 8
13394 #define MC_CMD_DPCPU_RPC_IN_CMDNUM_TXDPCPU_READ 0x6 /* enum */
13395 #define MC_CMD_DPCPU_RPC_IN_CMDNUM_TXDPCPU_WRITE 0x7 /* enum */
13396 #define MC_CMD_DPCPU_RPC_IN_CMDNUM_TXDPCPU_SELF_TEST 0xc /* enum */
13397 #define MC_CMD_DPCPU_RPC_IN_CMDNUM_TXDPCPU_CSR_ACCESS 0xe /* enum */
13398 #define MC_CMD_DPCPU_RPC_IN_CMDNUM_RXDPCPU_READ 0x46 /* enum */
13399 #define MC_CMD_DPCPU_RPC_IN_CMDNUM_RXDPCPU_WRITE 0x47 /* enum */
13400 #define MC_CMD_DPCPU_RPC_IN_CMDNUM_RXDPCPU_SELF_TEST 0x4a /* enum */
13401 #define MC_CMD_DPCPU_RPC_IN_CMDNUM_RXDPCPU_CSR_ACCESS 0x4c /* enum */
13402 #define MC_CMD_DPCPU_RPC_IN_CMDNUM_RXDPCPU_SET_MC_REPLAY_CNTXT 0x4d /* enum */
13403 #define MC_CMD_DPCPU_RPC_IN_HDR_CMD_REQ_OBJID_LBN 16
13404 #define MC_CMD_DPCPU_RPC_IN_HDR_CMD_REQ_OBJID_WIDTH 16
13405 #define MC_CMD_DPCPU_RPC_IN_HDR_CMD_REQ_ADDR_LBN 16
13406 #define MC_CMD_DPCPU_RPC_IN_HDR_CMD_REQ_ADDR_WIDTH 16
13407 #define MC_CMD_DPCPU_RPC_IN_HDR_CMD_REQ_COUNT_LBN 48
13408 #define MC_CMD_DPCPU_RPC_IN_HDR_CMD_REQ_COUNT_WIDTH 16
13409 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_INFO_LBN 16
13410 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_INFO_WIDTH 240
13411 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_CMD_LBN 16
13412 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_CMD_WIDTH 16
13413 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_CMD_STOP_RETURN_RESULT 0x0 /* enum */
13414 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_CMD_START_READ 0x1 /* enum */
13415 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_CMD_START_WRITE 0x2 /* enum */
13416 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_CMD_START_WRITE_READ 0x3 /* enum */
13417 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_CMD_START_PIPELINED_READ 0x4 /* enum */
13418 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_START_DELAY_LBN 48
13419 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_START_DELAY_WIDTH 16
13420 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_RPT_COUNT_LBN 64
13421 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_RPT_COUNT_WIDTH 16
13422 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_GAP_DELAY_LBN 80
13423 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_GAP_DELAY_WIDTH 16
13424 #define MC_CMD_DPCPU_RPC_IN_MC_REPLAY_MODE_LBN 16
13425 #define MC_CMD_DPCPU_RPC_IN_MC_REPLAY_MODE_WIDTH 16
13426 #define MC_CMD_DPCPU_RPC_IN_MC_REPLAY_MODE_CUT_THROUGH 0x1 /* enum */
13427 #define MC_CMD_DPCPU_RPC_IN_MC_REPLAY_MODE_STORE_FORWARD 0x2 /* enum */
13428 #define MC_CMD_DPCPU_RPC_IN_MC_REPLAY_MODE_STORE_FORWARD_FIRST 0x3 /* enum */
13429 #define MC_CMD_DPCPU_RPC_IN_MC_REPLAY_CNTXT_LBN 64
13430 #define MC_CMD_DPCPU_RPC_IN_MC_REPLAY_CNTXT_WIDTH 16
13431 #define MC_CMD_DPCPU_RPC_IN_WDATA_OFST 12
13432 #define MC_CMD_DPCPU_RPC_IN_WDATA_LEN 24
13433 /* Register data to write. Only valid in write/write-read. */
13434 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_DATA_OFST 16
13435 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_DATA_LEN 4
13436 /* Register address. */
13437 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_ADDRESS_OFST 20
13438 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_ADDRESS_LEN 4
13439
13440 /* MC_CMD_DPCPU_RPC_OUT msgresponse */
13441 #define MC_CMD_DPCPU_RPC_OUT_LEN 36
13442 #define MC_CMD_DPCPU_RPC_OUT_RC_OFST 0
13443 #define MC_CMD_DPCPU_RPC_OUT_RC_LEN 4
13444 /* DATA */
13445 #define MC_CMD_DPCPU_RPC_OUT_DATA_OFST 4
13446 #define MC_CMD_DPCPU_RPC_OUT_DATA_LEN 32
13447 #define MC_CMD_DPCPU_RPC_OUT_HDR_CMD_RESP_ERRCODE_LBN 32
13448 #define MC_CMD_DPCPU_RPC_OUT_HDR_CMD_RESP_ERRCODE_WIDTH 16
13449 #define MC_CMD_DPCPU_RPC_OUT_CSR_ACCESS_READ_COUNT_LBN 48
13450 #define MC_CMD_DPCPU_RPC_OUT_CSR_ACCESS_READ_COUNT_WIDTH 16
13451 #define MC_CMD_DPCPU_RPC_OUT_RDATA_OFST 12
13452 #define MC_CMD_DPCPU_RPC_OUT_RDATA_LEN 24
13453 #define MC_CMD_DPCPU_RPC_OUT_CSR_ACCESS_READ_VAL_1_OFST 12
13454 #define MC_CMD_DPCPU_RPC_OUT_CSR_ACCESS_READ_VAL_1_LEN 4
13455 #define MC_CMD_DPCPU_RPC_OUT_CSR_ACCESS_READ_VAL_2_OFST 16
13456 #define MC_CMD_DPCPU_RPC_OUT_CSR_ACCESS_READ_VAL_2_LEN 4
13457 #define MC_CMD_DPCPU_RPC_OUT_CSR_ACCESS_READ_VAL_3_OFST 20
13458 #define MC_CMD_DPCPU_RPC_OUT_CSR_ACCESS_READ_VAL_3_LEN 4
13459 #define MC_CMD_DPCPU_RPC_OUT_CSR_ACCESS_READ_VAL_4_OFST 24
13460 #define MC_CMD_DPCPU_RPC_OUT_CSR_ACCESS_READ_VAL_4_LEN 4
13461
13462
13463 /***********************************/
13464 /* MC_CMD_TRIGGER_INTERRUPT
13465  * Trigger an interrupt by prodding the BIU.
13466  */
13467 #define MC_CMD_TRIGGER_INTERRUPT 0xe3
13468 #undef  MC_CMD_0xe3_PRIVILEGE_CTG
13469
13470 #define MC_CMD_0xe3_PRIVILEGE_CTG SRIOV_CTG_GENERAL
13471
13472 /* MC_CMD_TRIGGER_INTERRUPT_IN msgrequest */
13473 #define MC_CMD_TRIGGER_INTERRUPT_IN_LEN 4
13474 /* Interrupt level relative to base for function. */
13475 #define MC_CMD_TRIGGER_INTERRUPT_IN_INTR_LEVEL_OFST 0
13476 #define MC_CMD_TRIGGER_INTERRUPT_IN_INTR_LEVEL_LEN 4
13477
13478 /* MC_CMD_TRIGGER_INTERRUPT_OUT msgresponse */
13479 #define MC_CMD_TRIGGER_INTERRUPT_OUT_LEN 0
13480
13481
13482 /***********************************/
13483 /* MC_CMD_SHMBOOT_OP
13484  * Special operations to support (for now) shmboot.
13485  */
13486 #define MC_CMD_SHMBOOT_OP 0xe6
13487 #undef  MC_CMD_0xe6_PRIVILEGE_CTG
13488
13489 #define MC_CMD_0xe6_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
13490
13491 /* MC_CMD_SHMBOOT_OP_IN msgrequest */
13492 #define MC_CMD_SHMBOOT_OP_IN_LEN 4
13493 /* Identifies the operation to perform */
13494 #define MC_CMD_SHMBOOT_OP_IN_SHMBOOT_OP_OFST 0
13495 #define MC_CMD_SHMBOOT_OP_IN_SHMBOOT_OP_LEN 4
13496 /* enum: Copy slave_data section to the slave core. (Greenport only) */
13497 #define MC_CMD_SHMBOOT_OP_IN_PUSH_SLAVE_DATA 0x0
13498
13499 /* MC_CMD_SHMBOOT_OP_OUT msgresponse */
13500 #define MC_CMD_SHMBOOT_OP_OUT_LEN 0
13501
13502
13503 /***********************************/
13504 /* MC_CMD_CAP_BLK_READ
13505  * Read multiple 64bit words from capture block memory
13506  */
13507 #define MC_CMD_CAP_BLK_READ 0xe7
13508 #undef  MC_CMD_0xe7_PRIVILEGE_CTG
13509
13510 #define MC_CMD_0xe7_PRIVILEGE_CTG SRIOV_CTG_INSECURE
13511
13512 /* MC_CMD_CAP_BLK_READ_IN msgrequest */
13513 #define MC_CMD_CAP_BLK_READ_IN_LEN 12
13514 #define MC_CMD_CAP_BLK_READ_IN_CAP_REG_OFST 0
13515 #define MC_CMD_CAP_BLK_READ_IN_CAP_REG_LEN 4
13516 #define MC_CMD_CAP_BLK_READ_IN_ADDR_OFST 4
13517 #define MC_CMD_CAP_BLK_READ_IN_ADDR_LEN 4
13518 #define MC_CMD_CAP_BLK_READ_IN_COUNT_OFST 8
13519 #define MC_CMD_CAP_BLK_READ_IN_COUNT_LEN 4
13520
13521 /* MC_CMD_CAP_BLK_READ_OUT msgresponse */
13522 #define MC_CMD_CAP_BLK_READ_OUT_LENMIN 8
13523 #define MC_CMD_CAP_BLK_READ_OUT_LENMAX 248
13524 #define MC_CMD_CAP_BLK_READ_OUT_LENMAX_MCDI2 1016
13525 #define MC_CMD_CAP_BLK_READ_OUT_LEN(num) (0+8*(num))
13526 #define MC_CMD_CAP_BLK_READ_OUT_BUFFER_OFST 0
13527 #define MC_CMD_CAP_BLK_READ_OUT_BUFFER_LEN 8
13528 #define MC_CMD_CAP_BLK_READ_OUT_BUFFER_LO_OFST 0
13529 #define MC_CMD_CAP_BLK_READ_OUT_BUFFER_HI_OFST 4
13530 #define MC_CMD_CAP_BLK_READ_OUT_BUFFER_MINNUM 1
13531 #define MC_CMD_CAP_BLK_READ_OUT_BUFFER_MAXNUM 31
13532 #define MC_CMD_CAP_BLK_READ_OUT_BUFFER_MAXNUM_MCDI2 127
13533
13534
13535 /***********************************/
13536 /* MC_CMD_DUMP_DO
13537  * Take a dump of the DUT state
13538  */
13539 #define MC_CMD_DUMP_DO 0xe8
13540 #undef  MC_CMD_0xe8_PRIVILEGE_CTG
13541
13542 #define MC_CMD_0xe8_PRIVILEGE_CTG SRIOV_CTG_INSECURE
13543
13544 /* MC_CMD_DUMP_DO_IN msgrequest */
13545 #define MC_CMD_DUMP_DO_IN_LEN 52
13546 #define MC_CMD_DUMP_DO_IN_PADDING_OFST 0
13547 #define MC_CMD_DUMP_DO_IN_PADDING_LEN 4
13548 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_OFST 4
13549 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_LEN 4
13550 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM 0x0 /* enum */
13551 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_DEFAULT 0x1 /* enum */
13552 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_TYPE_OFST 8
13553 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_TYPE_LEN 4
13554 #define MC_CMD_DUMP_DO_IN_DUMP_LOCATION_NVRAM 0x1 /* enum */
13555 #define MC_CMD_DUMP_DO_IN_DUMP_LOCATION_HOST_MEMORY 0x2 /* enum */
13556 #define MC_CMD_DUMP_DO_IN_DUMP_LOCATION_HOST_MEMORY_MLI 0x3 /* enum */
13557 #define MC_CMD_DUMP_DO_IN_DUMP_LOCATION_UART 0x4 /* enum */
13558 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_NVRAM_PARTITION_TYPE_ID_OFST 12
13559 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_NVRAM_PARTITION_TYPE_ID_LEN 4
13560 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_NVRAM_OFFSET_OFST 16
13561 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_NVRAM_OFFSET_LEN 4
13562 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_ADDR_LO_OFST 12
13563 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_ADDR_LO_LEN 4
13564 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_ADDR_HI_OFST 16
13565 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_ADDR_HI_LEN 4
13566 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_MLI_ROOT_ADDR_LO_OFST 12
13567 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_MLI_ROOT_ADDR_LO_LEN 4
13568 #define MC_CMD_DUMP_DO_IN_HOST_MEMORY_MLI_PAGE_SIZE 0x1000 /* enum */
13569 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_MLI_ROOT_ADDR_HI_OFST 16
13570 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_MLI_ROOT_ADDR_HI_LEN 4
13571 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_MLI_DEPTH_OFST 20
13572 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_MLI_DEPTH_LEN 4
13573 #define MC_CMD_DUMP_DO_IN_HOST_MEMORY_MLI_MAX_DEPTH 0x2 /* enum */
13574 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_UART_PORT_OFST 12
13575 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_UART_PORT_LEN 4
13576 /* enum: The uart port this command was received over (if using a uart
13577  * transport)
13578  */
13579 #define MC_CMD_DUMP_DO_IN_UART_PORT_SRC 0xff
13580 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_SIZE_OFST 24
13581 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_SIZE_LEN 4
13582 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_OFST 28
13583 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_LEN 4
13584 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM 0x0 /* enum */
13585 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_NVRAM_DUMP_PARTITION 0x1 /* enum */
13586 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_TYPE_OFST 32
13587 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_TYPE_LEN 4
13588 /*            Enum values, see field(s): */
13589 /*               MC_CMD_DUMP_DO_IN/DUMPSPEC_SRC_CUSTOM_TYPE */
13590 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_NVRAM_PARTITION_TYPE_ID_OFST 36
13591 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_NVRAM_PARTITION_TYPE_ID_LEN 4
13592 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_NVRAM_OFFSET_OFST 40
13593 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_NVRAM_OFFSET_LEN 4
13594 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_ADDR_LO_OFST 36
13595 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_ADDR_LO_LEN 4
13596 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_ADDR_HI_OFST 40
13597 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_ADDR_HI_LEN 4
13598 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_MLI_ROOT_ADDR_LO_OFST 36
13599 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_MLI_ROOT_ADDR_LO_LEN 4
13600 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_MLI_ROOT_ADDR_HI_OFST 40
13601 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_MLI_ROOT_ADDR_HI_LEN 4
13602 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_MLI_DEPTH_OFST 44
13603 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_MLI_DEPTH_LEN 4
13604 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_UART_PORT_OFST 36
13605 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_UART_PORT_LEN 4
13606 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_SIZE_OFST 48
13607 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_SIZE_LEN 4
13608
13609 /* MC_CMD_DUMP_DO_OUT msgresponse */
13610 #define MC_CMD_DUMP_DO_OUT_LEN 4
13611 #define MC_CMD_DUMP_DO_OUT_DUMPFILE_SIZE_OFST 0
13612 #define MC_CMD_DUMP_DO_OUT_DUMPFILE_SIZE_LEN 4
13613
13614
13615 /***********************************/
13616 /* MC_CMD_DUMP_CONFIGURE_UNSOLICITED
13617  * Configure unsolicited dumps
13618  */
13619 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED 0xe9
13620 #undef  MC_CMD_0xe9_PRIVILEGE_CTG
13621
13622 #define MC_CMD_0xe9_PRIVILEGE_CTG SRIOV_CTG_INSECURE
13623
13624 /* MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN msgrequest */
13625 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_LEN 52
13626 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_ENABLE_OFST 0
13627 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_ENABLE_LEN 4
13628 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_OFST 4
13629 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_LEN 4
13630 /*            Enum values, see field(s): */
13631 /*               MC_CMD_DUMP_DO/MC_CMD_DUMP_DO_IN/DUMPSPEC_SRC */
13632 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_TYPE_OFST 8
13633 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_TYPE_LEN 4
13634 /*            Enum values, see field(s): */
13635 /*               MC_CMD_DUMP_DO/MC_CMD_DUMP_DO_IN/DUMPSPEC_SRC_CUSTOM_TYPE */
13636 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_NVRAM_PARTITION_TYPE_ID_OFST 12
13637 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_NVRAM_PARTITION_TYPE_ID_LEN 4
13638 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_NVRAM_OFFSET_OFST 16
13639 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_NVRAM_OFFSET_LEN 4
13640 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_ADDR_LO_OFST 12
13641 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_ADDR_LO_LEN 4
13642 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_ADDR_HI_OFST 16
13643 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_ADDR_HI_LEN 4
13644 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_MLI_ROOT_ADDR_LO_OFST 12
13645 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_MLI_ROOT_ADDR_LO_LEN 4
13646 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_MLI_ROOT_ADDR_HI_OFST 16
13647 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_MLI_ROOT_ADDR_HI_LEN 4
13648 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_MLI_DEPTH_OFST 20
13649 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_MLI_DEPTH_LEN 4
13650 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_UART_PORT_OFST 12
13651 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_UART_PORT_LEN 4
13652 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_SIZE_OFST 24
13653 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_SIZE_LEN 4
13654 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_OFST 28
13655 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_LEN 4
13656 /*            Enum values, see field(s): */
13657 /*               MC_CMD_DUMP_DO/MC_CMD_DUMP_DO_IN/DUMPFILE_DST */
13658 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_TYPE_OFST 32
13659 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_TYPE_LEN 4
13660 /*            Enum values, see field(s): */
13661 /*               MC_CMD_DUMP_DO/MC_CMD_DUMP_DO_IN/DUMPSPEC_SRC_CUSTOM_TYPE */
13662 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_NVRAM_PARTITION_TYPE_ID_OFST 36
13663 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_NVRAM_PARTITION_TYPE_ID_LEN 4
13664 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_NVRAM_OFFSET_OFST 40
13665 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_NVRAM_OFFSET_LEN 4
13666 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_ADDR_LO_OFST 36
13667 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_ADDR_LO_LEN 4
13668 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_ADDR_HI_OFST 40
13669 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_ADDR_HI_LEN 4
13670 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_MLI_ROOT_ADDR_LO_OFST 36
13671 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_MLI_ROOT_ADDR_LO_LEN 4
13672 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_MLI_ROOT_ADDR_HI_OFST 40
13673 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_MLI_ROOT_ADDR_HI_LEN 4
13674 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_MLI_DEPTH_OFST 44
13675 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_MLI_DEPTH_LEN 4
13676 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_UART_PORT_OFST 36
13677 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_UART_PORT_LEN 4
13678 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_SIZE_OFST 48
13679 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_SIZE_LEN 4
13680
13681
13682 /***********************************/
13683 /* MC_CMD_SET_PSU
13684  * Adjusts power supply parameters. This is a warranty-voiding operation.
13685  * Returns: ENOENT if the parameter or rail specified does not exist, EINVAL if
13686  * the parameter is out of range.
13687  */
13688 #define MC_CMD_SET_PSU 0xea
13689 #undef  MC_CMD_0xea_PRIVILEGE_CTG
13690
13691 #define MC_CMD_0xea_PRIVILEGE_CTG SRIOV_CTG_INSECURE
13692
13693 /* MC_CMD_SET_PSU_IN msgrequest */
13694 #define MC_CMD_SET_PSU_IN_LEN 12
13695 #define MC_CMD_SET_PSU_IN_PARAM_OFST 0
13696 #define MC_CMD_SET_PSU_IN_PARAM_LEN 4
13697 #define MC_CMD_SET_PSU_IN_PARAM_SUPPLY_VOLTAGE 0x0 /* enum */
13698 #define MC_CMD_SET_PSU_IN_RAIL_OFST 4
13699 #define MC_CMD_SET_PSU_IN_RAIL_LEN 4
13700 #define MC_CMD_SET_PSU_IN_RAIL_0V9 0x0 /* enum */
13701 #define MC_CMD_SET_PSU_IN_RAIL_1V2 0x1 /* enum */
13702 /* desired value, eg voltage in mV */
13703 #define MC_CMD_SET_PSU_IN_VALUE_OFST 8
13704 #define MC_CMD_SET_PSU_IN_VALUE_LEN 4
13705
13706 /* MC_CMD_SET_PSU_OUT msgresponse */
13707 #define MC_CMD_SET_PSU_OUT_LEN 0
13708
13709
13710 /***********************************/
13711 /* MC_CMD_GET_FUNCTION_INFO
13712  * Get function information. PF and VF number.
13713  */
13714 #define MC_CMD_GET_FUNCTION_INFO 0xec
13715 #undef  MC_CMD_0xec_PRIVILEGE_CTG
13716
13717 #define MC_CMD_0xec_PRIVILEGE_CTG SRIOV_CTG_GENERAL
13718
13719 /* MC_CMD_GET_FUNCTION_INFO_IN msgrequest */
13720 #define MC_CMD_GET_FUNCTION_INFO_IN_LEN 0
13721
13722 /* MC_CMD_GET_FUNCTION_INFO_OUT msgresponse */
13723 #define MC_CMD_GET_FUNCTION_INFO_OUT_LEN 8
13724 #define MC_CMD_GET_FUNCTION_INFO_OUT_PF_OFST 0
13725 #define MC_CMD_GET_FUNCTION_INFO_OUT_PF_LEN 4
13726 #define MC_CMD_GET_FUNCTION_INFO_OUT_VF_OFST 4
13727 #define MC_CMD_GET_FUNCTION_INFO_OUT_VF_LEN 4
13728
13729
13730 /***********************************/
13731 /* MC_CMD_ENABLE_OFFLINE_BIST
13732  * Enters offline BIST mode. All queues are torn down, chip enters quiescent
13733  * mode, calling function gets exclusive MCDI ownership. The only way out is
13734  * reboot.
13735  */
13736 #define MC_CMD_ENABLE_OFFLINE_BIST 0xed
13737 #undef  MC_CMD_0xed_PRIVILEGE_CTG
13738
13739 #define MC_CMD_0xed_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
13740
13741 /* MC_CMD_ENABLE_OFFLINE_BIST_IN msgrequest */
13742 #define MC_CMD_ENABLE_OFFLINE_BIST_IN_LEN 0
13743
13744 /* MC_CMD_ENABLE_OFFLINE_BIST_OUT msgresponse */
13745 #define MC_CMD_ENABLE_OFFLINE_BIST_OUT_LEN 0
13746
13747
13748 /***********************************/
13749 /* MC_CMD_UART_SEND_DATA
13750  * Send checksummed[sic] block of data over the uart. Response is a placeholder
13751  * should we wish to make this reliable; currently requests are fire-and-
13752  * forget.
13753  */
13754 #define MC_CMD_UART_SEND_DATA 0xee
13755 #undef  MC_CMD_0xee_PRIVILEGE_CTG
13756
13757 #define MC_CMD_0xee_PRIVILEGE_CTG SRIOV_CTG_GENERAL
13758
13759 /* MC_CMD_UART_SEND_DATA_OUT msgrequest */
13760 #define MC_CMD_UART_SEND_DATA_OUT_LENMIN 16
13761 #define MC_CMD_UART_SEND_DATA_OUT_LENMAX 252
13762 #define MC_CMD_UART_SEND_DATA_OUT_LENMAX_MCDI2 1020
13763 #define MC_CMD_UART_SEND_DATA_OUT_LEN(num) (16+1*(num))
13764 /* CRC32 over OFFSET, LENGTH, RESERVED, DATA */
13765 #define MC_CMD_UART_SEND_DATA_OUT_CHECKSUM_OFST 0
13766 #define MC_CMD_UART_SEND_DATA_OUT_CHECKSUM_LEN 4
13767 /* Offset at which to write the data */
13768 #define MC_CMD_UART_SEND_DATA_OUT_OFFSET_OFST 4
13769 #define MC_CMD_UART_SEND_DATA_OUT_OFFSET_LEN 4
13770 /* Length of data */
13771 #define MC_CMD_UART_SEND_DATA_OUT_LENGTH_OFST 8
13772 #define MC_CMD_UART_SEND_DATA_OUT_LENGTH_LEN 4
13773 /* Reserved for future use */
13774 #define MC_CMD_UART_SEND_DATA_OUT_RESERVED_OFST 12
13775 #define MC_CMD_UART_SEND_DATA_OUT_RESERVED_LEN 4
13776 #define MC_CMD_UART_SEND_DATA_OUT_DATA_OFST 16
13777 #define MC_CMD_UART_SEND_DATA_OUT_DATA_LEN 1
13778 #define MC_CMD_UART_SEND_DATA_OUT_DATA_MINNUM 0
13779 #define MC_CMD_UART_SEND_DATA_OUT_DATA_MAXNUM 236
13780 #define MC_CMD_UART_SEND_DATA_OUT_DATA_MAXNUM_MCDI2 1004
13781
13782 /* MC_CMD_UART_SEND_DATA_IN msgresponse */
13783 #define MC_CMD_UART_SEND_DATA_IN_LEN 0
13784
13785
13786 /***********************************/
13787 /* MC_CMD_UART_RECV_DATA
13788  * Request checksummed[sic] block of data over the uart. Only a placeholder,
13789  * subject to change and not currently implemented.
13790  */
13791 #define MC_CMD_UART_RECV_DATA 0xef
13792 #undef  MC_CMD_0xef_PRIVILEGE_CTG
13793
13794 #define MC_CMD_0xef_PRIVILEGE_CTG SRIOV_CTG_GENERAL
13795
13796 /* MC_CMD_UART_RECV_DATA_OUT msgrequest */
13797 #define MC_CMD_UART_RECV_DATA_OUT_LEN 16
13798 /* CRC32 over OFFSET, LENGTH, RESERVED */
13799 #define MC_CMD_UART_RECV_DATA_OUT_CHECKSUM_OFST 0
13800 #define MC_CMD_UART_RECV_DATA_OUT_CHECKSUM_LEN 4
13801 /* Offset from which to read the data */
13802 #define MC_CMD_UART_RECV_DATA_OUT_OFFSET_OFST 4
13803 #define MC_CMD_UART_RECV_DATA_OUT_OFFSET_LEN 4
13804 /* Length of data */
13805 #define MC_CMD_UART_RECV_DATA_OUT_LENGTH_OFST 8
13806 #define MC_CMD_UART_RECV_DATA_OUT_LENGTH_LEN 4
13807 /* Reserved for future use */
13808 #define MC_CMD_UART_RECV_DATA_OUT_RESERVED_OFST 12
13809 #define MC_CMD_UART_RECV_DATA_OUT_RESERVED_LEN 4
13810
13811 /* MC_CMD_UART_RECV_DATA_IN msgresponse */
13812 #define MC_CMD_UART_RECV_DATA_IN_LENMIN 16
13813 #define MC_CMD_UART_RECV_DATA_IN_LENMAX 252
13814 #define MC_CMD_UART_RECV_DATA_IN_LENMAX_MCDI2 1020
13815 #define MC_CMD_UART_RECV_DATA_IN_LEN(num) (16+1*(num))
13816 /* CRC32 over RESERVED1, RESERVED2, RESERVED3, DATA */
13817 #define MC_CMD_UART_RECV_DATA_IN_CHECKSUM_OFST 0
13818 #define MC_CMD_UART_RECV_DATA_IN_CHECKSUM_LEN 4
13819 /* Offset at which to write the data */
13820 #define MC_CMD_UART_RECV_DATA_IN_RESERVED1_OFST 4
13821 #define MC_CMD_UART_RECV_DATA_IN_RESERVED1_LEN 4
13822 /* Length of data */
13823 #define MC_CMD_UART_RECV_DATA_IN_RESERVED2_OFST 8
13824 #define MC_CMD_UART_RECV_DATA_IN_RESERVED2_LEN 4
13825 /* Reserved for future use */
13826 #define MC_CMD_UART_RECV_DATA_IN_RESERVED3_OFST 12
13827 #define MC_CMD_UART_RECV_DATA_IN_RESERVED3_LEN 4
13828 #define MC_CMD_UART_RECV_DATA_IN_DATA_OFST 16
13829 #define MC_CMD_UART_RECV_DATA_IN_DATA_LEN 1
13830 #define MC_CMD_UART_RECV_DATA_IN_DATA_MINNUM 0
13831 #define MC_CMD_UART_RECV_DATA_IN_DATA_MAXNUM 236
13832 #define MC_CMD_UART_RECV_DATA_IN_DATA_MAXNUM_MCDI2 1004
13833
13834
13835 /***********************************/
13836 /* MC_CMD_READ_FUSES
13837  * Read data programmed into the device One-Time-Programmable (OTP) Fuses
13838  */
13839 #define MC_CMD_READ_FUSES 0xf0
13840 #undef  MC_CMD_0xf0_PRIVILEGE_CTG
13841
13842 #define MC_CMD_0xf0_PRIVILEGE_CTG SRIOV_CTG_INSECURE
13843
13844 /* MC_CMD_READ_FUSES_IN msgrequest */
13845 #define MC_CMD_READ_FUSES_IN_LEN 8
13846 /* Offset in OTP to read */
13847 #define MC_CMD_READ_FUSES_IN_OFFSET_OFST 0
13848 #define MC_CMD_READ_FUSES_IN_OFFSET_LEN 4
13849 /* Length of data to read in bytes */
13850 #define MC_CMD_READ_FUSES_IN_LENGTH_OFST 4
13851 #define MC_CMD_READ_FUSES_IN_LENGTH_LEN 4
13852
13853 /* MC_CMD_READ_FUSES_OUT msgresponse */
13854 #define MC_CMD_READ_FUSES_OUT_LENMIN 4
13855 #define MC_CMD_READ_FUSES_OUT_LENMAX 252
13856 #define MC_CMD_READ_FUSES_OUT_LENMAX_MCDI2 1020
13857 #define MC_CMD_READ_FUSES_OUT_LEN(num) (4+1*(num))
13858 /* Length of returned OTP data in bytes */
13859 #define MC_CMD_READ_FUSES_OUT_LENGTH_OFST 0
13860 #define MC_CMD_READ_FUSES_OUT_LENGTH_LEN 4
13861 /* Returned data */
13862 #define MC_CMD_READ_FUSES_OUT_DATA_OFST 4
13863 #define MC_CMD_READ_FUSES_OUT_DATA_LEN 1
13864 #define MC_CMD_READ_FUSES_OUT_DATA_MINNUM 0
13865 #define MC_CMD_READ_FUSES_OUT_DATA_MAXNUM 248
13866 #define MC_CMD_READ_FUSES_OUT_DATA_MAXNUM_MCDI2 1016
13867
13868
13869 /***********************************/
13870 /* MC_CMD_KR_TUNE
13871  * Get or set KR Serdes RXEQ and TX Driver settings
13872  */
13873 #define MC_CMD_KR_TUNE 0xf1
13874 #undef  MC_CMD_0xf1_PRIVILEGE_CTG
13875
13876 #define MC_CMD_0xf1_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
13877
13878 /* MC_CMD_KR_TUNE_IN msgrequest */
13879 #define MC_CMD_KR_TUNE_IN_LENMIN 4
13880 #define MC_CMD_KR_TUNE_IN_LENMAX 252
13881 #define MC_CMD_KR_TUNE_IN_LENMAX_MCDI2 1020
13882 #define MC_CMD_KR_TUNE_IN_LEN(num) (4+4*(num))
13883 /* Requested operation */
13884 #define MC_CMD_KR_TUNE_IN_KR_TUNE_OP_OFST 0
13885 #define MC_CMD_KR_TUNE_IN_KR_TUNE_OP_LEN 1
13886 /* enum: Get current RXEQ settings */
13887 #define MC_CMD_KR_TUNE_IN_RXEQ_GET 0x0
13888 /* enum: Override RXEQ settings */
13889 #define MC_CMD_KR_TUNE_IN_RXEQ_SET 0x1
13890 /* enum: Get current TX Driver settings */
13891 #define MC_CMD_KR_TUNE_IN_TXEQ_GET 0x2
13892 /* enum: Override TX Driver settings */
13893 #define MC_CMD_KR_TUNE_IN_TXEQ_SET 0x3
13894 /* enum: Force KR Serdes reset / recalibration */
13895 #define MC_CMD_KR_TUNE_IN_RECAL 0x4
13896 /* enum: Start KR Serdes Eye diagram plot on a given lane. Lane must have valid
13897  * signal.
13898  */
13899 #define MC_CMD_KR_TUNE_IN_START_EYE_PLOT 0x5
13900 /* enum: Poll KR Serdes Eye diagram plot. Returns one row of BER data. The
13901  * caller should call this command repeatedly after starting eye plot, until no
13902  * more data is returned.
13903  */
13904 #define MC_CMD_KR_TUNE_IN_POLL_EYE_PLOT 0x6
13905 /* enum: Read Figure Of Merit (eye quality, higher is better). */
13906 #define MC_CMD_KR_TUNE_IN_READ_FOM 0x7
13907 /* enum: Start/stop link training frames */
13908 #define MC_CMD_KR_TUNE_IN_LINK_TRAIN_RUN 0x8
13909 /* enum: Issue KR link training command (control training coefficients) */
13910 #define MC_CMD_KR_TUNE_IN_LINK_TRAIN_CMD 0x9
13911 /* Align the arguments to 32 bits */
13912 #define MC_CMD_KR_TUNE_IN_KR_TUNE_RSVD_OFST 1
13913 #define MC_CMD_KR_TUNE_IN_KR_TUNE_RSVD_LEN 3
13914 /* Arguments specific to the operation */
13915 #define MC_CMD_KR_TUNE_IN_KR_TUNE_ARGS_OFST 4
13916 #define MC_CMD_KR_TUNE_IN_KR_TUNE_ARGS_LEN 4
13917 #define MC_CMD_KR_TUNE_IN_KR_TUNE_ARGS_MINNUM 0
13918 #define MC_CMD_KR_TUNE_IN_KR_TUNE_ARGS_MAXNUM 62
13919 #define MC_CMD_KR_TUNE_IN_KR_TUNE_ARGS_MAXNUM_MCDI2 254
13920
13921 /* MC_CMD_KR_TUNE_OUT msgresponse */
13922 #define MC_CMD_KR_TUNE_OUT_LEN 0
13923
13924 /* MC_CMD_KR_TUNE_RXEQ_GET_IN msgrequest */
13925 #define MC_CMD_KR_TUNE_RXEQ_GET_IN_LEN 4
13926 /* Requested operation */
13927 #define MC_CMD_KR_TUNE_RXEQ_GET_IN_KR_TUNE_OP_OFST 0
13928 #define MC_CMD_KR_TUNE_RXEQ_GET_IN_KR_TUNE_OP_LEN 1
13929 /* Align the arguments to 32 bits */
13930 #define MC_CMD_KR_TUNE_RXEQ_GET_IN_KR_TUNE_RSVD_OFST 1
13931 #define MC_CMD_KR_TUNE_RXEQ_GET_IN_KR_TUNE_RSVD_LEN 3
13932
13933 /* MC_CMD_KR_TUNE_RXEQ_GET_OUT msgresponse */
13934 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_LENMIN 4
13935 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_LENMAX 252
13936 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_LENMAX_MCDI2 1020
13937 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_LEN(num) (0+4*(num))
13938 /* RXEQ Parameter */
13939 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_PARAM_OFST 0
13940 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_PARAM_LEN 4
13941 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_PARAM_MINNUM 1
13942 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_PARAM_MAXNUM 63
13943 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_PARAM_MAXNUM_MCDI2 255
13944 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_PARAM_ID_LBN 0
13945 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_PARAM_ID_WIDTH 8
13946 /* enum: Attenuation (0-15, Huntington) */
13947 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_ATT 0x0
13948 /* enum: CTLE Boost (0-15, Huntington) */
13949 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_BOOST 0x1
13950 /* enum: Edge DFE Tap1 (Huntington - 0 - max negative, 64 - zero, 127 - max
13951  * positive, Medford - 0-31)
13952  */
13953 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_EDFE_TAP1 0x2
13954 /* enum: Edge DFE Tap2 (Huntington - 0 - max negative, 32 - zero, 63 - max
13955  * positive, Medford - 0-31)
13956  */
13957 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_EDFE_TAP2 0x3
13958 /* enum: Edge DFE Tap3 (Huntington - 0 - max negative, 32 - zero, 63 - max
13959  * positive, Medford - 0-16)
13960  */
13961 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_EDFE_TAP3 0x4
13962 /* enum: Edge DFE Tap4 (Huntington - 0 - max negative, 32 - zero, 63 - max
13963  * positive, Medford - 0-16)
13964  */
13965 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_EDFE_TAP4 0x5
13966 /* enum: Edge DFE Tap5 (Huntington - 0 - max negative, 32 - zero, 63 - max
13967  * positive, Medford - 0-16)
13968  */
13969 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_EDFE_TAP5 0x6
13970 /* enum: Edge DFE DLEV (0-128 for Medford) */
13971 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_EDFE_DLEV 0x7
13972 /* enum: Variable Gain Amplifier (0-15, Medford) */
13973 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_VGA 0x8
13974 /* enum: CTLE EQ Capacitor (0-15, Medford) */
13975 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_CTLE_EQC 0x9
13976 /* enum: CTLE EQ Resistor (0-7, Medford) */
13977 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_CTLE_EQRES 0xa
13978 /* enum: CTLE gain (0-31, Medford2) */
13979 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_CTLE_GAIN 0xb
13980 /* enum: CTLE pole (0-31, Medford2) */
13981 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_CTLE_POLE 0xc
13982 /* enum: CTLE peaking (0-31, Medford2) */
13983 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_CTLE_PEAK 0xd
13984 /* enum: DFE Tap1 - even path (Medford2 - 6 bit signed (-29 - +29)) */
13985 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP1_EVEN 0xe
13986 /* enum: DFE Tap1 - odd path (Medford2 - 6 bit signed (-29 - +29)) */
13987 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP1_ODD 0xf
13988 /* enum: DFE Tap2 (Medford2 - 6 bit signed (-20 - +20)) */
13989 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP2 0x10
13990 /* enum: DFE Tap3 (Medford2 - 6 bit signed (-20 - +20)) */
13991 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP3 0x11
13992 /* enum: DFE Tap4 (Medford2 - 6 bit signed (-20 - +20)) */
13993 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP4 0x12
13994 /* enum: DFE Tap5 (Medford2 - 6 bit signed (-24 - +24)) */
13995 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP5 0x13
13996 /* enum: DFE Tap6 (Medford2 - 6 bit signed (-24 - +24)) */
13997 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP6 0x14
13998 /* enum: DFE Tap7 (Medford2 - 6 bit signed (-24 - +24)) */
13999 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP7 0x15
14000 /* enum: DFE Tap8 (Medford2 - 6 bit signed (-24 - +24)) */
14001 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP8 0x16
14002 /* enum: DFE Tap9 (Medford2 - 6 bit signed (-24 - +24)) */
14003 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP9 0x17
14004 /* enum: DFE Tap10 (Medford2 - 6 bit signed (-24 - +24)) */
14005 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP10 0x18
14006 /* enum: DFE Tap11 (Medford2 - 6 bit signed (-24 - +24)) */
14007 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP11 0x19
14008 /* enum: DFE Tap12 (Medford2 - 6 bit signed (-24 - +24)) */
14009 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP12 0x1a
14010 /* enum: I/Q clk offset (Medford2 - 4 bit signed (-5 - +5))) */
14011 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_IQ_OFF 0x1b
14012 /* enum: Negative h1 polarity data sampler offset calibration code, even path
14013  * (Medford2 - 6 bit signed (-29 - +29)))
14014  */
14015 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_H1N_OFF_EVEN 0x1c
14016 /* enum: Negative h1 polarity data sampler offset calibration code, odd path
14017  * (Medford2 - 6 bit signed (-29 - +29)))
14018  */
14019 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_H1N_OFF_ODD 0x1d
14020 /* enum: Positive h1 polarity data sampler offset calibration code, even path
14021  * (Medford2 - 6 bit signed (-29 - +29)))
14022  */
14023 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_H1P_OFF_EVEN 0x1e
14024 /* enum: Positive h1 polarity data sampler offset calibration code, odd path
14025  * (Medford2 - 6 bit signed (-29 - +29)))
14026  */
14027 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_H1P_OFF_ODD 0x1f
14028 /* enum: CDR calibration loop code (Medford2) */
14029 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_CDR_PVT 0x20
14030 /* enum: CDR integral loop code (Medford2) */
14031 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_CDR_INTEG 0x21
14032 /* enum: CTLE Boost stages - retimer lineside (Medford2 with DS250x retimer - 4
14033  * stages, 2 bits per stage)
14034  */
14035 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_BOOST_RT_LS 0x22
14036 /* enum: DFE Tap1 - retimer lineside (Medford2 with DS250x retimer (-31 - 31))
14037  */
14038 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP1_RT_LS 0x23
14039 /* enum: DFE Tap2 - retimer lineside (Medford2 with DS250x retimer (-15 - 15))
14040  */
14041 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP2_RT_LS 0x24
14042 /* enum: DFE Tap3 - retimer lineside (Medford2 with DS250x retimer (-15 - 15))
14043  */
14044 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP3_RT_LS 0x25
14045 /* enum: DFE Tap4 - retimer lineside (Medford2 with DS250x retimer (-15 - 15))
14046  */
14047 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP4_RT_LS 0x26
14048 /* enum: DFE Tap5 - retimer lineside (Medford2 with DS250x retimer (-15 - 15))
14049  */
14050 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP5_RT_LS 0x27
14051 /* enum: CTLE Boost stages - retimer hostside (Medford2 with DS250x retimer - 4
14052  * stages, 2 bits per stage)
14053  */
14054 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_BOOST_RT_HS 0x28
14055 /* enum: DFE Tap1 - retimer hostside (Medford2 with DS250x retimer (-31 - 31))
14056  */
14057 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP1_RT_HS 0x29
14058 /* enum: DFE Tap2 - retimer hostside (Medford2 with DS250x retimer (-15 - 15))
14059  */
14060 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP2_RT_HS 0x2a
14061 /* enum: DFE Tap3 - retimer hostside (Medford2 with DS250x retimer (-15 - 15))
14062  */
14063 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP3_RT_HS 0x2b
14064 /* enum: DFE Tap4 - retimer hostside (Medford2 with DS250x retimer (-15 - 15))
14065  */
14066 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP4_RT_HS 0x2c
14067 /* enum: DFE Tap5 - retimer hostside (Medford2 with DS250x retimer (-15 - 15))
14068  */
14069 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP5_RT_HS 0x2d
14070 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_PARAM_LANE_LBN 8
14071 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_PARAM_LANE_WIDTH 3
14072 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_LANE_0 0x0 /* enum */
14073 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_LANE_1 0x1 /* enum */
14074 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_LANE_2 0x2 /* enum */
14075 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_LANE_3 0x3 /* enum */
14076 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_LANE_ALL 0x4 /* enum */
14077 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_PARAM_AUTOCAL_LBN 11
14078 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_PARAM_AUTOCAL_WIDTH 1
14079 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_RESERVED_LBN 12
14080 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_RESERVED_WIDTH 4
14081 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_PARAM_INITIAL_LBN 16
14082 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_PARAM_INITIAL_WIDTH 8
14083 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_PARAM_CURRENT_LBN 24
14084 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_PARAM_CURRENT_WIDTH 8
14085
14086 /* MC_CMD_KR_TUNE_RXEQ_SET_IN msgrequest */
14087 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_LENMIN 8
14088 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_LENMAX 252
14089 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_LENMAX_MCDI2 1020
14090 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_LEN(num) (4+4*(num))
14091 /* Requested operation */
14092 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_KR_TUNE_OP_OFST 0
14093 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_KR_TUNE_OP_LEN 1
14094 /* Align the arguments to 32 bits */
14095 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_KR_TUNE_RSVD_OFST 1
14096 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_KR_TUNE_RSVD_LEN 3
14097 /* RXEQ Parameter */
14098 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_PARAM_OFST 4
14099 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_PARAM_LEN 4
14100 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_PARAM_MINNUM 1
14101 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_PARAM_MAXNUM 62
14102 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_PARAM_MAXNUM_MCDI2 254
14103 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_PARAM_ID_LBN 0
14104 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_PARAM_ID_WIDTH 8
14105 /*             Enum values, see field(s): */
14106 /*                MC_CMD_KR_TUNE_RXEQ_GET_OUT/PARAM_ID */
14107 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_PARAM_LANE_LBN 8
14108 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_PARAM_LANE_WIDTH 3
14109 /*             Enum values, see field(s): */
14110 /*                MC_CMD_KR_TUNE_RXEQ_GET_OUT/PARAM_LANE */
14111 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_PARAM_AUTOCAL_LBN 11
14112 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_PARAM_AUTOCAL_WIDTH 1
14113 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_RESERVED_LBN 12
14114 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_RESERVED_WIDTH 4
14115 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_PARAM_INITIAL_LBN 16
14116 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_PARAM_INITIAL_WIDTH 8
14117 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_RESERVED2_LBN 24
14118 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_RESERVED2_WIDTH 8
14119
14120 /* MC_CMD_KR_TUNE_RXEQ_SET_OUT msgresponse */
14121 #define MC_CMD_KR_TUNE_RXEQ_SET_OUT_LEN 0
14122
14123 /* MC_CMD_KR_TUNE_TXEQ_GET_IN msgrequest */
14124 #define MC_CMD_KR_TUNE_TXEQ_GET_IN_LEN 4
14125 /* Requested operation */
14126 #define MC_CMD_KR_TUNE_TXEQ_GET_IN_KR_TUNE_OP_OFST 0
14127 #define MC_CMD_KR_TUNE_TXEQ_GET_IN_KR_TUNE_OP_LEN 1
14128 /* Align the arguments to 32 bits */
14129 #define MC_CMD_KR_TUNE_TXEQ_GET_IN_KR_TUNE_RSVD_OFST 1
14130 #define MC_CMD_KR_TUNE_TXEQ_GET_IN_KR_TUNE_RSVD_LEN 3
14131
14132 /* MC_CMD_KR_TUNE_TXEQ_GET_OUT msgresponse */
14133 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_LENMIN 4
14134 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_LENMAX 252
14135 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_LENMAX_MCDI2 1020
14136 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_LEN(num) (0+4*(num))
14137 /* TXEQ Parameter */
14138 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_PARAM_OFST 0
14139 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_PARAM_LEN 4
14140 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_PARAM_MINNUM 1
14141 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_PARAM_MAXNUM 63
14142 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_PARAM_MAXNUM_MCDI2 255
14143 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_PARAM_ID_LBN 0
14144 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_PARAM_ID_WIDTH 8
14145 /* enum: TX Amplitude (Huntington, Medford, Medford2) */
14146 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_TX_LEV 0x0
14147 /* enum: De-Emphasis Tap1 Magnitude (0-7) (Huntington) */
14148 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_TX_MODE 0x1
14149 /* enum: De-Emphasis Tap1 Fine */
14150 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_TX_DTLEV 0x2
14151 /* enum: De-Emphasis Tap2 Magnitude (0-6) (Huntington) */
14152 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_TX_D2 0x3
14153 /* enum: De-Emphasis Tap2 Fine (Huntington) */
14154 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_TX_D2TLEV 0x4
14155 /* enum: Pre-Emphasis Magnitude (Huntington) */
14156 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_TX_E 0x5
14157 /* enum: Pre-Emphasis Fine (Huntington) */
14158 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_TX_ETLEV 0x6
14159 /* enum: TX Slew Rate Coarse control (Huntington) */
14160 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_TX_PREDRV_DLY 0x7
14161 /* enum: TX Slew Rate Fine control (Huntington) */
14162 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_TX_SR_SET 0x8
14163 /* enum: TX Termination Impedance control (Huntington) */
14164 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_TX_RT_SET 0x9
14165 /* enum: TX Amplitude Fine control (Medford) */
14166 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_TX_LEV_FINE 0xa
14167 /* enum: Pre-cursor Tap (Medford, Medford2) */
14168 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_TAP_ADV 0xb
14169 /* enum: Post-cursor Tap (Medford, Medford2) */
14170 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_TAP_DLY 0xc
14171 /* enum: TX Amplitude (Retimer Lineside) */
14172 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_TX_LEV_RT_LS 0xd
14173 /* enum: Pre-cursor Tap (Retimer Lineside) */
14174 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_TAP_ADV_RT_LS 0xe
14175 /* enum: Post-cursor Tap (Retimer Lineside) */
14176 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_TAP_DLY_RT_LS 0xf
14177 /* enum: TX Amplitude (Retimer Hostside) */
14178 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_TX_LEV_RT_HS 0x10
14179 /* enum: Pre-cursor Tap (Retimer Hostside) */
14180 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_TAP_ADV_RT_HS 0x11
14181 /* enum: Post-cursor Tap (Retimer Hostside) */
14182 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_TAP_DLY_RT_HS 0x12
14183 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_PARAM_LANE_LBN 8
14184 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_PARAM_LANE_WIDTH 3
14185 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_LANE_0 0x0 /* enum */
14186 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_LANE_1 0x1 /* enum */
14187 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_LANE_2 0x2 /* enum */
14188 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_LANE_3 0x3 /* enum */
14189 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_LANE_ALL 0x4 /* enum */
14190 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_RESERVED_LBN 11
14191 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_RESERVED_WIDTH 5
14192 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_PARAM_INITIAL_LBN 16
14193 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_PARAM_INITIAL_WIDTH 8
14194 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_RESERVED2_LBN 24
14195 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_RESERVED2_WIDTH 8
14196
14197 /* MC_CMD_KR_TUNE_TXEQ_SET_IN msgrequest */
14198 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_LENMIN 8
14199 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_LENMAX 252
14200 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_LENMAX_MCDI2 1020
14201 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_LEN(num) (4+4*(num))
14202 /* Requested operation */
14203 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_KR_TUNE_OP_OFST 0
14204 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_KR_TUNE_OP_LEN 1
14205 /* Align the arguments to 32 bits */
14206 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_KR_TUNE_RSVD_OFST 1
14207 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_KR_TUNE_RSVD_LEN 3
14208 /* TXEQ Parameter */
14209 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_PARAM_OFST 4
14210 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_PARAM_LEN 4
14211 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_PARAM_MINNUM 1
14212 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_PARAM_MAXNUM 62
14213 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_PARAM_MAXNUM_MCDI2 254
14214 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_PARAM_ID_LBN 0
14215 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_PARAM_ID_WIDTH 8
14216 /*             Enum values, see field(s): */
14217 /*                MC_CMD_KR_TUNE_TXEQ_GET_OUT/PARAM_ID */
14218 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_PARAM_LANE_LBN 8
14219 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_PARAM_LANE_WIDTH 3
14220 /*             Enum values, see field(s): */
14221 /*                MC_CMD_KR_TUNE_TXEQ_GET_OUT/PARAM_LANE */
14222 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_RESERVED_LBN 11
14223 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_RESERVED_WIDTH 5
14224 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_PARAM_INITIAL_LBN 16
14225 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_PARAM_INITIAL_WIDTH 8
14226 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_RESERVED2_LBN 24
14227 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_RESERVED2_WIDTH 8
14228
14229 /* MC_CMD_KR_TUNE_TXEQ_SET_OUT msgresponse */
14230 #define MC_CMD_KR_TUNE_TXEQ_SET_OUT_LEN 0
14231
14232 /* MC_CMD_KR_TUNE_RECAL_IN msgrequest */
14233 #define MC_CMD_KR_TUNE_RECAL_IN_LEN 4
14234 /* Requested operation */
14235 #define MC_CMD_KR_TUNE_RECAL_IN_KR_TUNE_OP_OFST 0
14236 #define MC_CMD_KR_TUNE_RECAL_IN_KR_TUNE_OP_LEN 1
14237 /* Align the arguments to 32 bits */
14238 #define MC_CMD_KR_TUNE_RECAL_IN_KR_TUNE_RSVD_OFST 1
14239 #define MC_CMD_KR_TUNE_RECAL_IN_KR_TUNE_RSVD_LEN 3
14240
14241 /* MC_CMD_KR_TUNE_RECAL_OUT msgresponse */
14242 #define MC_CMD_KR_TUNE_RECAL_OUT_LEN 0
14243
14244 /* MC_CMD_KR_TUNE_START_EYE_PLOT_IN msgrequest */
14245 #define MC_CMD_KR_TUNE_START_EYE_PLOT_IN_LEN 8
14246 /* Requested operation */
14247 #define MC_CMD_KR_TUNE_START_EYE_PLOT_IN_KR_TUNE_OP_OFST 0
14248 #define MC_CMD_KR_TUNE_START_EYE_PLOT_IN_KR_TUNE_OP_LEN 1
14249 /* Align the arguments to 32 bits */
14250 #define MC_CMD_KR_TUNE_START_EYE_PLOT_IN_KR_TUNE_RSVD_OFST 1
14251 #define MC_CMD_KR_TUNE_START_EYE_PLOT_IN_KR_TUNE_RSVD_LEN 3
14252 /* Port-relative lane to scan eye on */
14253 #define MC_CMD_KR_TUNE_START_EYE_PLOT_IN_LANE_OFST 4
14254 #define MC_CMD_KR_TUNE_START_EYE_PLOT_IN_LANE_LEN 4
14255
14256 /* MC_CMD_KR_TUNE_START_EYE_PLOT_V2_IN msgrequest */
14257 #define MC_CMD_KR_TUNE_START_EYE_PLOT_V2_IN_LEN 12
14258 /* Requested operation */
14259 #define MC_CMD_KR_TUNE_START_EYE_PLOT_V2_IN_KR_TUNE_OP_OFST 0
14260 #define MC_CMD_KR_TUNE_START_EYE_PLOT_V2_IN_KR_TUNE_OP_LEN 1
14261 /* Align the arguments to 32 bits */
14262 #define MC_CMD_KR_TUNE_START_EYE_PLOT_V2_IN_KR_TUNE_RSVD_OFST 1
14263 #define MC_CMD_KR_TUNE_START_EYE_PLOT_V2_IN_KR_TUNE_RSVD_LEN 3
14264 #define MC_CMD_KR_TUNE_START_EYE_PLOT_V2_IN_LANE_OFST 4
14265 #define MC_CMD_KR_TUNE_START_EYE_PLOT_V2_IN_LANE_LEN 4
14266 #define MC_CMD_KR_TUNE_START_EYE_PLOT_V2_IN_LANE_NUM_LBN 0
14267 #define MC_CMD_KR_TUNE_START_EYE_PLOT_V2_IN_LANE_NUM_WIDTH 8
14268 #define MC_CMD_KR_TUNE_START_EYE_PLOT_V2_IN_LANE_ABS_REL_LBN 31
14269 #define MC_CMD_KR_TUNE_START_EYE_PLOT_V2_IN_LANE_ABS_REL_WIDTH 1
14270 /* Scan duration / cycle count */
14271 #define MC_CMD_KR_TUNE_START_EYE_PLOT_V2_IN_BER_OFST 8
14272 #define MC_CMD_KR_TUNE_START_EYE_PLOT_V2_IN_BER_LEN 4
14273
14274 /* MC_CMD_KR_TUNE_START_EYE_PLOT_OUT msgresponse */
14275 #define MC_CMD_KR_TUNE_START_EYE_PLOT_OUT_LEN 0
14276
14277 /* MC_CMD_KR_TUNE_POLL_EYE_PLOT_IN msgrequest */
14278 #define MC_CMD_KR_TUNE_POLL_EYE_PLOT_IN_LEN 4
14279 /* Requested operation */
14280 #define MC_CMD_KR_TUNE_POLL_EYE_PLOT_IN_KR_TUNE_OP_OFST 0
14281 #define MC_CMD_KR_TUNE_POLL_EYE_PLOT_IN_KR_TUNE_OP_LEN 1
14282 /* Align the arguments to 32 bits */
14283 #define MC_CMD_KR_TUNE_POLL_EYE_PLOT_IN_KR_TUNE_RSVD_OFST 1
14284 #define MC_CMD_KR_TUNE_POLL_EYE_PLOT_IN_KR_TUNE_RSVD_LEN 3
14285
14286 /* MC_CMD_KR_TUNE_POLL_EYE_PLOT_OUT msgresponse */
14287 #define MC_CMD_KR_TUNE_POLL_EYE_PLOT_OUT_LENMIN 0
14288 #define MC_CMD_KR_TUNE_POLL_EYE_PLOT_OUT_LENMAX 252
14289 #define MC_CMD_KR_TUNE_POLL_EYE_PLOT_OUT_LENMAX_MCDI2 1020
14290 #define MC_CMD_KR_TUNE_POLL_EYE_PLOT_OUT_LEN(num) (0+2*(num))
14291 #define MC_CMD_KR_TUNE_POLL_EYE_PLOT_OUT_SAMPLES_OFST 0
14292 #define MC_CMD_KR_TUNE_POLL_EYE_PLOT_OUT_SAMPLES_LEN 2
14293 #define MC_CMD_KR_TUNE_POLL_EYE_PLOT_OUT_SAMPLES_MINNUM 0
14294 #define MC_CMD_KR_TUNE_POLL_EYE_PLOT_OUT_SAMPLES_MAXNUM 126
14295 #define MC_CMD_KR_TUNE_POLL_EYE_PLOT_OUT_SAMPLES_MAXNUM_MCDI2 510
14296
14297 /* MC_CMD_KR_TUNE_READ_FOM_IN msgrequest */
14298 #define MC_CMD_KR_TUNE_READ_FOM_IN_LEN 8
14299 /* Requested operation */
14300 #define MC_CMD_KR_TUNE_READ_FOM_IN_KR_TUNE_OP_OFST 0
14301 #define MC_CMD_KR_TUNE_READ_FOM_IN_KR_TUNE_OP_LEN 1
14302 /* Align the arguments to 32 bits */
14303 #define MC_CMD_KR_TUNE_READ_FOM_IN_KR_TUNE_RSVD_OFST 1
14304 #define MC_CMD_KR_TUNE_READ_FOM_IN_KR_TUNE_RSVD_LEN 3
14305 #define MC_CMD_KR_TUNE_READ_FOM_IN_LANE_OFST 4
14306 #define MC_CMD_KR_TUNE_READ_FOM_IN_LANE_LEN 4
14307 #define MC_CMD_KR_TUNE_READ_FOM_IN_LANE_NUM_LBN 0
14308 #define MC_CMD_KR_TUNE_READ_FOM_IN_LANE_NUM_WIDTH 8
14309 #define MC_CMD_KR_TUNE_READ_FOM_IN_LANE_ABS_REL_LBN 31
14310 #define MC_CMD_KR_TUNE_READ_FOM_IN_LANE_ABS_REL_WIDTH 1
14311
14312 /* MC_CMD_KR_TUNE_READ_FOM_OUT msgresponse */
14313 #define MC_CMD_KR_TUNE_READ_FOM_OUT_LEN 4
14314 #define MC_CMD_KR_TUNE_READ_FOM_OUT_FOM_OFST 0
14315 #define MC_CMD_KR_TUNE_READ_FOM_OUT_FOM_LEN 4
14316
14317 /* MC_CMD_KR_TUNE_LINK_TRAIN_RUN_IN msgrequest */
14318 #define MC_CMD_KR_TUNE_LINK_TRAIN_RUN_IN_LEN 8
14319 /* Requested operation */
14320 #define MC_CMD_KR_TUNE_LINK_TRAIN_RUN_IN_KR_TUNE_OP_OFST 0
14321 #define MC_CMD_KR_TUNE_LINK_TRAIN_RUN_IN_KR_TUNE_OP_LEN 1
14322 /* Align the arguments to 32 bits */
14323 #define MC_CMD_KR_TUNE_LINK_TRAIN_RUN_IN_KR_TUNE_RSVD_OFST 1
14324 #define MC_CMD_KR_TUNE_LINK_TRAIN_RUN_IN_KR_TUNE_RSVD_LEN 3
14325 #define MC_CMD_KR_TUNE_LINK_TRAIN_RUN_IN_RUN_OFST 4
14326 #define MC_CMD_KR_TUNE_LINK_TRAIN_RUN_IN_RUN_LEN 4
14327 #define MC_CMD_KR_TUNE_LINK_TRAIN_RUN_IN_STOP 0x0 /* enum */
14328 #define MC_CMD_KR_TUNE_LINK_TRAIN_RUN_IN_START 0x1 /* enum */
14329
14330 /* MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN msgrequest */
14331 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_LEN 28
14332 /* Requested operation */
14333 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_KR_TUNE_OP_OFST 0
14334 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_KR_TUNE_OP_LEN 1
14335 /* Align the arguments to 32 bits */
14336 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_KR_TUNE_RSVD_OFST 1
14337 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_KR_TUNE_RSVD_LEN 3
14338 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_LANE_OFST 4
14339 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_LANE_LEN 4
14340 /* Set INITIALIZE state */
14341 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_INITIALIZE_OFST 8
14342 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_INITIALIZE_LEN 4
14343 /* Set PRESET state */
14344 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_PRESET_OFST 12
14345 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_PRESET_LEN 4
14346 /* C(-1) request */
14347 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_CM1_OFST 16
14348 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_CM1_LEN 4
14349 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_REQ_HOLD 0x0 /* enum */
14350 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_REQ_INCREMENT 0x1 /* enum */
14351 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_REQ_DECREMENT 0x2 /* enum */
14352 /* C(0) request */
14353 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_C0_OFST 20
14354 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_C0_LEN 4
14355 /*            Enum values, see field(s): */
14356 /*               MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN/CM1 */
14357 /* C(+1) request */
14358 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_CP1_OFST 24
14359 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_CP1_LEN 4
14360 /*            Enum values, see field(s): */
14361 /*               MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN/CM1 */
14362
14363 /* MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT msgresponse */
14364 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT_LEN 24
14365 /* C(-1) status */
14366 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT_CM1_STATUS_OFST 0
14367 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT_CM1_STATUS_LEN 4
14368 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT_STATUS_NOT_UPDATED 0x0 /* enum */
14369 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT_STATUS_UPDATED 0x1 /* enum */
14370 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT_STATUS_MINIMUM 0x2 /* enum */
14371 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT_STATUS_MAXIMUM 0x3 /* enum */
14372 /* C(0) status */
14373 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT_C0_STATUS_OFST 4
14374 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT_C0_STATUS_LEN 4
14375 /*            Enum values, see field(s): */
14376 /*               MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN/CM1 */
14377 /* C(+1) status */
14378 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT_CP1_STATUS_OFST 8
14379 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT_CP1_STATUS_LEN 4
14380 /*            Enum values, see field(s): */
14381 /*               MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN/CM1 */
14382 /* C(-1) value */
14383 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT_CM1_VALUE_OFST 12
14384 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT_CM1_VALUE_LEN 4
14385 /* C(0) value */
14386 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT_C0_VALUE_OFST 16
14387 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT_C0_VALUE_LEN 4
14388 /* C(+1) status */
14389 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT_CP1_VALUE_OFST 20
14390 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT_CP1_VALUE_LEN 4
14391
14392
14393 /***********************************/
14394 /* MC_CMD_PCIE_TUNE
14395  * Get or set PCIE Serdes RXEQ and TX Driver settings
14396  */
14397 #define MC_CMD_PCIE_TUNE 0xf2
14398 #undef  MC_CMD_0xf2_PRIVILEGE_CTG
14399
14400 #define MC_CMD_0xf2_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
14401
14402 /* MC_CMD_PCIE_TUNE_IN msgrequest */
14403 #define MC_CMD_PCIE_TUNE_IN_LENMIN 4
14404 #define MC_CMD_PCIE_TUNE_IN_LENMAX 252
14405 #define MC_CMD_PCIE_TUNE_IN_LENMAX_MCDI2 1020
14406 #define MC_CMD_PCIE_TUNE_IN_LEN(num) (4+4*(num))
14407 /* Requested operation */
14408 #define MC_CMD_PCIE_TUNE_IN_PCIE_TUNE_OP_OFST 0
14409 #define MC_CMD_PCIE_TUNE_IN_PCIE_TUNE_OP_LEN 1
14410 /* enum: Get current RXEQ settings */
14411 #define MC_CMD_PCIE_TUNE_IN_RXEQ_GET 0x0
14412 /* enum: Override RXEQ settings */
14413 #define MC_CMD_PCIE_TUNE_IN_RXEQ_SET 0x1
14414 /* enum: Get current TX Driver settings */
14415 #define MC_CMD_PCIE_TUNE_IN_TXEQ_GET 0x2
14416 /* enum: Override TX Driver settings */
14417 #define MC_CMD_PCIE_TUNE_IN_TXEQ_SET 0x3
14418 /* enum: Start PCIe Serdes Eye diagram plot on a given lane. */
14419 #define MC_CMD_PCIE_TUNE_IN_START_EYE_PLOT 0x5
14420 /* enum: Poll PCIe Serdes Eye diagram plot. Returns one row of BER data. The
14421  * caller should call this command repeatedly after starting eye plot, until no
14422  * more data is returned.
14423  */
14424 #define MC_CMD_PCIE_TUNE_IN_POLL_EYE_PLOT 0x6
14425 /* enum: Enable the SERDES BIST and set it to generate a 200MHz square wave */
14426 #define MC_CMD_PCIE_TUNE_IN_BIST_SQUARE_WAVE 0x7
14427 /* Align the arguments to 32 bits */
14428 #define MC_CMD_PCIE_TUNE_IN_PCIE_TUNE_RSVD_OFST 1
14429 #define MC_CMD_PCIE_TUNE_IN_PCIE_TUNE_RSVD_LEN 3
14430 /* Arguments specific to the operation */
14431 #define MC_CMD_PCIE_TUNE_IN_PCIE_TUNE_ARGS_OFST 4
14432 #define MC_CMD_PCIE_TUNE_IN_PCIE_TUNE_ARGS_LEN 4
14433 #define MC_CMD_PCIE_TUNE_IN_PCIE_TUNE_ARGS_MINNUM 0
14434 #define MC_CMD_PCIE_TUNE_IN_PCIE_TUNE_ARGS_MAXNUM 62
14435 #define MC_CMD_PCIE_TUNE_IN_PCIE_TUNE_ARGS_MAXNUM_MCDI2 254
14436
14437 /* MC_CMD_PCIE_TUNE_OUT msgresponse */
14438 #define MC_CMD_PCIE_TUNE_OUT_LEN 0
14439
14440 /* MC_CMD_PCIE_TUNE_RXEQ_GET_IN msgrequest */
14441 #define MC_CMD_PCIE_TUNE_RXEQ_GET_IN_LEN 4
14442 /* Requested operation */
14443 #define MC_CMD_PCIE_TUNE_RXEQ_GET_IN_PCIE_TUNE_OP_OFST 0
14444 #define MC_CMD_PCIE_TUNE_RXEQ_GET_IN_PCIE_TUNE_OP_LEN 1
14445 /* Align the arguments to 32 bits */
14446 #define MC_CMD_PCIE_TUNE_RXEQ_GET_IN_PCIE_TUNE_RSVD_OFST 1
14447 #define MC_CMD_PCIE_TUNE_RXEQ_GET_IN_PCIE_TUNE_RSVD_LEN 3
14448
14449 /* MC_CMD_PCIE_TUNE_RXEQ_GET_OUT msgresponse */
14450 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LENMIN 4
14451 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LENMAX 252
14452 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LENMAX_MCDI2 1020
14453 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LEN(num) (0+4*(num))
14454 /* RXEQ Parameter */
14455 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_PARAM_OFST 0
14456 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_PARAM_LEN 4
14457 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_PARAM_MINNUM 1
14458 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_PARAM_MAXNUM 63
14459 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_PARAM_MAXNUM_MCDI2 255
14460 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_PARAM_ID_LBN 0
14461 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_PARAM_ID_WIDTH 8
14462 /* enum: Attenuation (0-15) */
14463 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_ATT 0x0
14464 /* enum: CTLE Boost (0-15) */
14465 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_BOOST 0x1
14466 /* enum: DFE Tap1 (0 - max negative, 64 - zero, 127 - max positive) */
14467 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_DFE_TAP1 0x2
14468 /* enum: DFE Tap2 (0 - max negative, 32 - zero, 63 - max positive) */
14469 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_DFE_TAP2 0x3
14470 /* enum: DFE Tap3 (0 - max negative, 32 - zero, 63 - max positive) */
14471 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_DFE_TAP3 0x4
14472 /* enum: DFE Tap4 (0 - max negative, 32 - zero, 63 - max positive) */
14473 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_DFE_TAP4 0x5
14474 /* enum: DFE Tap5 (0 - max negative, 32 - zero, 63 - max positive) */
14475 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_DFE_TAP5 0x6
14476 /* enum: DFE DLev */
14477 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_DFE_DLEV 0x7
14478 /* enum: Figure of Merit */
14479 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_FOM 0x8
14480 /* enum: CTLE EQ Capacitor (HF Gain) */
14481 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_CTLE_EQC 0x9
14482 /* enum: CTLE EQ Resistor (DC Gain) */
14483 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_CTLE_EQRES 0xa
14484 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_PARAM_LANE_LBN 8
14485 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_PARAM_LANE_WIDTH 5
14486 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LANE_0 0x0 /* enum */
14487 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LANE_1 0x1 /* enum */
14488 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LANE_2 0x2 /* enum */
14489 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LANE_3 0x3 /* enum */
14490 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LANE_4 0x4 /* enum */
14491 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LANE_5 0x5 /* enum */
14492 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LANE_6 0x6 /* enum */
14493 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LANE_7 0x7 /* enum */
14494 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LANE_8 0x8 /* enum */
14495 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LANE_9 0x9 /* enum */
14496 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LANE_10 0xa /* enum */
14497 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LANE_11 0xb /* enum */
14498 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LANE_12 0xc /* enum */
14499 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LANE_13 0xd /* enum */
14500 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LANE_14 0xe /* enum */
14501 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LANE_15 0xf /* enum */
14502 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LANE_ALL 0x10 /* enum */
14503 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_PARAM_AUTOCAL_LBN 13
14504 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_PARAM_AUTOCAL_WIDTH 1
14505 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_RESERVED_LBN 14
14506 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_RESERVED_WIDTH 10
14507 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_PARAM_CURRENT_LBN 24
14508 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_PARAM_CURRENT_WIDTH 8
14509
14510 /* MC_CMD_PCIE_TUNE_RXEQ_SET_IN msgrequest */
14511 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_LENMIN 8
14512 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_LENMAX 252
14513 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_LENMAX_MCDI2 1020
14514 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_LEN(num) (4+4*(num))
14515 /* Requested operation */
14516 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_PCIE_TUNE_OP_OFST 0
14517 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_PCIE_TUNE_OP_LEN 1
14518 /* Align the arguments to 32 bits */
14519 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_PCIE_TUNE_RSVD_OFST 1
14520 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_PCIE_TUNE_RSVD_LEN 3
14521 /* RXEQ Parameter */
14522 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_PARAM_OFST 4
14523 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_PARAM_LEN 4
14524 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_PARAM_MINNUM 1
14525 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_PARAM_MAXNUM 62
14526 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_PARAM_MAXNUM_MCDI2 254
14527 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_PARAM_ID_LBN 0
14528 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_PARAM_ID_WIDTH 8
14529 /*             Enum values, see field(s): */
14530 /*                MC_CMD_PCIE_TUNE_RXEQ_GET_OUT/PARAM_ID */
14531 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_PARAM_LANE_LBN 8
14532 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_PARAM_LANE_WIDTH 5
14533 /*             Enum values, see field(s): */
14534 /*                MC_CMD_PCIE_TUNE_RXEQ_GET_OUT/PARAM_LANE */
14535 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_PARAM_AUTOCAL_LBN 13
14536 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_PARAM_AUTOCAL_WIDTH 1
14537 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_RESERVED_LBN 14
14538 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_RESERVED_WIDTH 2
14539 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_PARAM_INITIAL_LBN 16
14540 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_PARAM_INITIAL_WIDTH 8
14541 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_RESERVED2_LBN 24
14542 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_RESERVED2_WIDTH 8
14543
14544 /* MC_CMD_PCIE_TUNE_RXEQ_SET_OUT msgresponse */
14545 #define MC_CMD_PCIE_TUNE_RXEQ_SET_OUT_LEN 0
14546
14547 /* MC_CMD_PCIE_TUNE_TXEQ_GET_IN msgrequest */
14548 #define MC_CMD_PCIE_TUNE_TXEQ_GET_IN_LEN 4
14549 /* Requested operation */
14550 #define MC_CMD_PCIE_TUNE_TXEQ_GET_IN_PCIE_TUNE_OP_OFST 0
14551 #define MC_CMD_PCIE_TUNE_TXEQ_GET_IN_PCIE_TUNE_OP_LEN 1
14552 /* Align the arguments to 32 bits */
14553 #define MC_CMD_PCIE_TUNE_TXEQ_GET_IN_PCIE_TUNE_RSVD_OFST 1
14554 #define MC_CMD_PCIE_TUNE_TXEQ_GET_IN_PCIE_TUNE_RSVD_LEN 3
14555
14556 /* MC_CMD_PCIE_TUNE_TXEQ_GET_OUT msgresponse */
14557 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_LENMIN 4
14558 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_LENMAX 252
14559 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_LENMAX_MCDI2 1020
14560 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_LEN(num) (0+4*(num))
14561 /* RXEQ Parameter */
14562 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_PARAM_OFST 0
14563 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_PARAM_LEN 4
14564 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_PARAM_MINNUM 1
14565 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_PARAM_MAXNUM 63
14566 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_PARAM_MAXNUM_MCDI2 255
14567 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_PARAM_ID_LBN 0
14568 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_PARAM_ID_WIDTH 8
14569 /* enum: TxMargin (PIPE) */
14570 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_TXMARGIN 0x0
14571 /* enum: TxSwing (PIPE) */
14572 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_TXSWING 0x1
14573 /* enum: De-emphasis coefficient C(-1) (PIPE) */
14574 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_CM1 0x2
14575 /* enum: De-emphasis coefficient C(0) (PIPE) */
14576 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_C0 0x3
14577 /* enum: De-emphasis coefficient C(+1) (PIPE) */
14578 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_CP1 0x4
14579 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_PARAM_LANE_LBN 8
14580 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_PARAM_LANE_WIDTH 4
14581 /*             Enum values, see field(s): */
14582 /*                MC_CMD_PCIE_TUNE_RXEQ_GET_OUT/PARAM_LANE */
14583 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_RESERVED_LBN 12
14584 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_RESERVED_WIDTH 12
14585 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_PARAM_CURRENT_LBN 24
14586 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_PARAM_CURRENT_WIDTH 8
14587
14588 /* MC_CMD_PCIE_TUNE_START_EYE_PLOT_IN msgrequest */
14589 #define MC_CMD_PCIE_TUNE_START_EYE_PLOT_IN_LEN 8
14590 /* Requested operation */
14591 #define MC_CMD_PCIE_TUNE_START_EYE_PLOT_IN_PCIE_TUNE_OP_OFST 0
14592 #define MC_CMD_PCIE_TUNE_START_EYE_PLOT_IN_PCIE_TUNE_OP_LEN 1
14593 /* Align the arguments to 32 bits */
14594 #define MC_CMD_PCIE_TUNE_START_EYE_PLOT_IN_PCIE_TUNE_RSVD_OFST 1
14595 #define MC_CMD_PCIE_TUNE_START_EYE_PLOT_IN_PCIE_TUNE_RSVD_LEN 3
14596 #define MC_CMD_PCIE_TUNE_START_EYE_PLOT_IN_LANE_OFST 4
14597 #define MC_CMD_PCIE_TUNE_START_EYE_PLOT_IN_LANE_LEN 4
14598
14599 /* MC_CMD_PCIE_TUNE_START_EYE_PLOT_OUT msgresponse */
14600 #define MC_CMD_PCIE_TUNE_START_EYE_PLOT_OUT_LEN 0
14601
14602 /* MC_CMD_PCIE_TUNE_POLL_EYE_PLOT_IN msgrequest */
14603 #define MC_CMD_PCIE_TUNE_POLL_EYE_PLOT_IN_LEN 4
14604 /* Requested operation */
14605 #define MC_CMD_PCIE_TUNE_POLL_EYE_PLOT_IN_PCIE_TUNE_OP_OFST 0
14606 #define MC_CMD_PCIE_TUNE_POLL_EYE_PLOT_IN_PCIE_TUNE_OP_LEN 1
14607 /* Align the arguments to 32 bits */
14608 #define MC_CMD_PCIE_TUNE_POLL_EYE_PLOT_IN_PCIE_TUNE_RSVD_OFST 1
14609 #define MC_CMD_PCIE_TUNE_POLL_EYE_PLOT_IN_PCIE_TUNE_RSVD_LEN 3
14610
14611 /* MC_CMD_PCIE_TUNE_POLL_EYE_PLOT_OUT msgresponse */
14612 #define MC_CMD_PCIE_TUNE_POLL_EYE_PLOT_OUT_LENMIN 0
14613 #define MC_CMD_PCIE_TUNE_POLL_EYE_PLOT_OUT_LENMAX 252
14614 #define MC_CMD_PCIE_TUNE_POLL_EYE_PLOT_OUT_LENMAX_MCDI2 1020
14615 #define MC_CMD_PCIE_TUNE_POLL_EYE_PLOT_OUT_LEN(num) (0+2*(num))
14616 #define MC_CMD_PCIE_TUNE_POLL_EYE_PLOT_OUT_SAMPLES_OFST 0
14617 #define MC_CMD_PCIE_TUNE_POLL_EYE_PLOT_OUT_SAMPLES_LEN 2
14618 #define MC_CMD_PCIE_TUNE_POLL_EYE_PLOT_OUT_SAMPLES_MINNUM 0
14619 #define MC_CMD_PCIE_TUNE_POLL_EYE_PLOT_OUT_SAMPLES_MAXNUM 126
14620 #define MC_CMD_PCIE_TUNE_POLL_EYE_PLOT_OUT_SAMPLES_MAXNUM_MCDI2 510
14621
14622 /* MC_CMD_PCIE_TUNE_BIST_SQUARE_WAVE_IN msgrequest */
14623 #define MC_CMD_PCIE_TUNE_BIST_SQUARE_WAVE_IN_LEN 0
14624
14625 /* MC_CMD_PCIE_TUNE_BIST_SQUARE_WAVE_OUT msgrequest */
14626 #define MC_CMD_PCIE_TUNE_BIST_SQUARE_WAVE_OUT_LEN 0
14627
14628
14629 /***********************************/
14630 /* MC_CMD_LICENSING
14631  * Operations on the NVRAM_PARTITION_TYPE_LICENSE application license partition
14632  * - not used for V3 licensing
14633  */
14634 #define MC_CMD_LICENSING 0xf3
14635 #undef  MC_CMD_0xf3_PRIVILEGE_CTG
14636
14637 #define MC_CMD_0xf3_PRIVILEGE_CTG SRIOV_CTG_GENERAL
14638
14639 /* MC_CMD_LICENSING_IN msgrequest */
14640 #define MC_CMD_LICENSING_IN_LEN 4
14641 /* identifies the type of operation requested */
14642 #define MC_CMD_LICENSING_IN_OP_OFST 0
14643 #define MC_CMD_LICENSING_IN_OP_LEN 4
14644 /* enum: re-read and apply licenses after a license key partition update; note
14645  * that this operation returns a zero-length response
14646  */
14647 #define MC_CMD_LICENSING_IN_OP_UPDATE_LICENSE 0x0
14648 /* enum: report counts of installed licenses */
14649 #define MC_CMD_LICENSING_IN_OP_GET_KEY_STATS 0x1
14650
14651 /* MC_CMD_LICENSING_OUT msgresponse */
14652 #define MC_CMD_LICENSING_OUT_LEN 28
14653 /* count of application keys which are valid */
14654 #define MC_CMD_LICENSING_OUT_VALID_APP_KEYS_OFST 0
14655 #define MC_CMD_LICENSING_OUT_VALID_APP_KEYS_LEN 4
14656 /* sum of UNVERIFIABLE_APP_KEYS + WRONG_NODE_APP_KEYS (for compatibility with
14657  * MC_CMD_FC_OP_LICENSE)
14658  */
14659 #define MC_CMD_LICENSING_OUT_INVALID_APP_KEYS_OFST 4
14660 #define MC_CMD_LICENSING_OUT_INVALID_APP_KEYS_LEN 4
14661 /* count of application keys which are invalid due to being blacklisted */
14662 #define MC_CMD_LICENSING_OUT_BLACKLISTED_APP_KEYS_OFST 8
14663 #define MC_CMD_LICENSING_OUT_BLACKLISTED_APP_KEYS_LEN 4
14664 /* count of application keys which are invalid due to being unverifiable */
14665 #define MC_CMD_LICENSING_OUT_UNVERIFIABLE_APP_KEYS_OFST 12
14666 #define MC_CMD_LICENSING_OUT_UNVERIFIABLE_APP_KEYS_LEN 4
14667 /* count of application keys which are invalid due to being for the wrong node
14668  */
14669 #define MC_CMD_LICENSING_OUT_WRONG_NODE_APP_KEYS_OFST 16
14670 #define MC_CMD_LICENSING_OUT_WRONG_NODE_APP_KEYS_LEN 4
14671 /* licensing state (for diagnostics; the exact meaning of the bits in this
14672  * field are private to the firmware)
14673  */
14674 #define MC_CMD_LICENSING_OUT_LICENSING_STATE_OFST 20
14675 #define MC_CMD_LICENSING_OUT_LICENSING_STATE_LEN 4
14676 /* licensing subsystem self-test report (for manftest) */
14677 #define MC_CMD_LICENSING_OUT_LICENSING_SELF_TEST_OFST 24
14678 #define MC_CMD_LICENSING_OUT_LICENSING_SELF_TEST_LEN 4
14679 /* enum: licensing subsystem self-test failed */
14680 #define MC_CMD_LICENSING_OUT_SELF_TEST_FAIL 0x0
14681 /* enum: licensing subsystem self-test passed */
14682 #define MC_CMD_LICENSING_OUT_SELF_TEST_PASS 0x1
14683
14684
14685 /***********************************/
14686 /* MC_CMD_LICENSING_V3
14687  * Operations on the NVRAM_PARTITION_TYPE_LICENSE application license partition
14688  * - V3 licensing (Medford)
14689  */
14690 #define MC_CMD_LICENSING_V3 0xd0
14691 #undef  MC_CMD_0xd0_PRIVILEGE_CTG
14692
14693 #define MC_CMD_0xd0_PRIVILEGE_CTG SRIOV_CTG_GENERAL
14694
14695 /* MC_CMD_LICENSING_V3_IN msgrequest */
14696 #define MC_CMD_LICENSING_V3_IN_LEN 4
14697 /* identifies the type of operation requested */
14698 #define MC_CMD_LICENSING_V3_IN_OP_OFST 0
14699 #define MC_CMD_LICENSING_V3_IN_OP_LEN 4
14700 /* enum: re-read and apply licenses after a license key partition update; note
14701  * that this operation returns a zero-length response
14702  */
14703 #define MC_CMD_LICENSING_V3_IN_OP_UPDATE_LICENSE 0x0
14704 /* enum: report counts of installed licenses Returns EAGAIN if license
14705  * processing (updating) has been started but not yet completed.
14706  */
14707 #define MC_CMD_LICENSING_V3_IN_OP_REPORT_LICENSE 0x1
14708
14709 /* MC_CMD_LICENSING_V3_OUT msgresponse */
14710 #define MC_CMD_LICENSING_V3_OUT_LEN 88
14711 /* count of keys which are valid */
14712 #define MC_CMD_LICENSING_V3_OUT_VALID_KEYS_OFST 0
14713 #define MC_CMD_LICENSING_V3_OUT_VALID_KEYS_LEN 4
14714 /* sum of UNVERIFIABLE_KEYS + WRONG_NODE_KEYS (for compatibility with
14715  * MC_CMD_FC_OP_LICENSE)
14716  */
14717 #define MC_CMD_LICENSING_V3_OUT_INVALID_KEYS_OFST 4
14718 #define MC_CMD_LICENSING_V3_OUT_INVALID_KEYS_LEN 4
14719 /* count of keys which are invalid due to being unverifiable */
14720 #define MC_CMD_LICENSING_V3_OUT_UNVERIFIABLE_KEYS_OFST 8
14721 #define MC_CMD_LICENSING_V3_OUT_UNVERIFIABLE_KEYS_LEN 4
14722 /* count of keys which are invalid due to being for the wrong node */
14723 #define MC_CMD_LICENSING_V3_OUT_WRONG_NODE_KEYS_OFST 12
14724 #define MC_CMD_LICENSING_V3_OUT_WRONG_NODE_KEYS_LEN 4
14725 /* licensing state (for diagnostics; the exact meaning of the bits in this
14726  * field are private to the firmware)
14727  */
14728 #define MC_CMD_LICENSING_V3_OUT_LICENSING_STATE_OFST 16
14729 #define MC_CMD_LICENSING_V3_OUT_LICENSING_STATE_LEN 4
14730 /* licensing subsystem self-test report (for manftest) */
14731 #define MC_CMD_LICENSING_V3_OUT_LICENSING_SELF_TEST_OFST 20
14732 #define MC_CMD_LICENSING_V3_OUT_LICENSING_SELF_TEST_LEN 4
14733 /* enum: licensing subsystem self-test failed */
14734 #define MC_CMD_LICENSING_V3_OUT_SELF_TEST_FAIL 0x0
14735 /* enum: licensing subsystem self-test passed */
14736 #define MC_CMD_LICENSING_V3_OUT_SELF_TEST_PASS 0x1
14737 /* bitmask of licensed applications */
14738 #define MC_CMD_LICENSING_V3_OUT_LICENSED_APPS_OFST 24
14739 #define MC_CMD_LICENSING_V3_OUT_LICENSED_APPS_LEN 8
14740 #define MC_CMD_LICENSING_V3_OUT_LICENSED_APPS_LO_OFST 24
14741 #define MC_CMD_LICENSING_V3_OUT_LICENSED_APPS_HI_OFST 28
14742 /* reserved for future use */
14743 #define MC_CMD_LICENSING_V3_OUT_RESERVED_0_OFST 32
14744 #define MC_CMD_LICENSING_V3_OUT_RESERVED_0_LEN 24
14745 /* bitmask of licensed features */
14746 #define MC_CMD_LICENSING_V3_OUT_LICENSED_FEATURES_OFST 56
14747 #define MC_CMD_LICENSING_V3_OUT_LICENSED_FEATURES_LEN 8
14748 #define MC_CMD_LICENSING_V3_OUT_LICENSED_FEATURES_LO_OFST 56
14749 #define MC_CMD_LICENSING_V3_OUT_LICENSED_FEATURES_HI_OFST 60
14750 /* reserved for future use */
14751 #define MC_CMD_LICENSING_V3_OUT_RESERVED_1_OFST 64
14752 #define MC_CMD_LICENSING_V3_OUT_RESERVED_1_LEN 24
14753
14754
14755 /***********************************/
14756 /* MC_CMD_LICENSING_GET_ID_V3
14757  * Get ID and type from the NVRAM_PARTITION_TYPE_LICENSE application license
14758  * partition - V3 licensing (Medford)
14759  */
14760 #define MC_CMD_LICENSING_GET_ID_V3 0xd1
14761 #undef  MC_CMD_0xd1_PRIVILEGE_CTG
14762
14763 #define MC_CMD_0xd1_PRIVILEGE_CTG SRIOV_CTG_GENERAL
14764
14765 /* MC_CMD_LICENSING_GET_ID_V3_IN msgrequest */
14766 #define MC_CMD_LICENSING_GET_ID_V3_IN_LEN 0
14767
14768 /* MC_CMD_LICENSING_GET_ID_V3_OUT msgresponse */
14769 #define MC_CMD_LICENSING_GET_ID_V3_OUT_LENMIN 8
14770 #define MC_CMD_LICENSING_GET_ID_V3_OUT_LENMAX 252
14771 #define MC_CMD_LICENSING_GET_ID_V3_OUT_LENMAX_MCDI2 1020
14772 #define MC_CMD_LICENSING_GET_ID_V3_OUT_LEN(num) (8+1*(num))
14773 /* type of license (eg 3) */
14774 #define MC_CMD_LICENSING_GET_ID_V3_OUT_LICENSE_TYPE_OFST 0
14775 #define MC_CMD_LICENSING_GET_ID_V3_OUT_LICENSE_TYPE_LEN 4
14776 /* length of the license ID (in bytes) */
14777 #define MC_CMD_LICENSING_GET_ID_V3_OUT_LICENSE_ID_LENGTH_OFST 4
14778 #define MC_CMD_LICENSING_GET_ID_V3_OUT_LICENSE_ID_LENGTH_LEN 4
14779 /* the unique license ID of the adapter */
14780 #define MC_CMD_LICENSING_GET_ID_V3_OUT_LICENSE_ID_OFST 8
14781 #define MC_CMD_LICENSING_GET_ID_V3_OUT_LICENSE_ID_LEN 1
14782 #define MC_CMD_LICENSING_GET_ID_V3_OUT_LICENSE_ID_MINNUM 0
14783 #define MC_CMD_LICENSING_GET_ID_V3_OUT_LICENSE_ID_MAXNUM 244
14784 #define MC_CMD_LICENSING_GET_ID_V3_OUT_LICENSE_ID_MAXNUM_MCDI2 1012
14785
14786
14787 /***********************************/
14788 /* MC_CMD_MC2MC_PROXY
14789  * Execute an arbitrary MCDI command on the slave MC of a dual-core device.
14790  * This will fail on a single-core system.
14791  */
14792 #define MC_CMD_MC2MC_PROXY 0xf4
14793 #undef  MC_CMD_0xf4_PRIVILEGE_CTG
14794
14795 #define MC_CMD_0xf4_PRIVILEGE_CTG SRIOV_CTG_GENERAL
14796
14797 /* MC_CMD_MC2MC_PROXY_IN msgrequest */
14798 #define MC_CMD_MC2MC_PROXY_IN_LEN 0
14799
14800 /* MC_CMD_MC2MC_PROXY_OUT msgresponse */
14801 #define MC_CMD_MC2MC_PROXY_OUT_LEN 0
14802
14803
14804 /***********************************/
14805 /* MC_CMD_GET_LICENSED_APP_STATE
14806  * Query the state of an individual licensed application. (Note that the actual
14807  * state may be invalidated by the MC_CMD_LICENSING OP_UPDATE_LICENSE operation
14808  * or a reboot of the MC.) Not used for V3 licensing
14809  */
14810 #define MC_CMD_GET_LICENSED_APP_STATE 0xf5
14811 #undef  MC_CMD_0xf5_PRIVILEGE_CTG
14812
14813 #define MC_CMD_0xf5_PRIVILEGE_CTG SRIOV_CTG_GENERAL
14814
14815 /* MC_CMD_GET_LICENSED_APP_STATE_IN msgrequest */
14816 #define MC_CMD_GET_LICENSED_APP_STATE_IN_LEN 4
14817 /* application ID to query (LICENSED_APP_ID_xxx) */
14818 #define MC_CMD_GET_LICENSED_APP_STATE_IN_APP_ID_OFST 0
14819 #define MC_CMD_GET_LICENSED_APP_STATE_IN_APP_ID_LEN 4
14820
14821 /* MC_CMD_GET_LICENSED_APP_STATE_OUT msgresponse */
14822 #define MC_CMD_GET_LICENSED_APP_STATE_OUT_LEN 4
14823 /* state of this application */
14824 #define MC_CMD_GET_LICENSED_APP_STATE_OUT_STATE_OFST 0
14825 #define MC_CMD_GET_LICENSED_APP_STATE_OUT_STATE_LEN 4
14826 /* enum: no (or invalid) license is present for the application */
14827 #define MC_CMD_GET_LICENSED_APP_STATE_OUT_NOT_LICENSED 0x0
14828 /* enum: a valid license is present for the application */
14829 #define MC_CMD_GET_LICENSED_APP_STATE_OUT_LICENSED 0x1
14830
14831
14832 /***********************************/
14833 /* MC_CMD_GET_LICENSED_V3_APP_STATE
14834  * Query the state of an individual licensed application. (Note that the actual
14835  * state may be invalidated by the MC_CMD_LICENSING_V3 OP_UPDATE_LICENSE
14836  * operation or a reboot of the MC.) Used for V3 licensing (Medford)
14837  */
14838 #define MC_CMD_GET_LICENSED_V3_APP_STATE 0xd2
14839 #undef  MC_CMD_0xd2_PRIVILEGE_CTG
14840
14841 #define MC_CMD_0xd2_PRIVILEGE_CTG SRIOV_CTG_GENERAL
14842
14843 /* MC_CMD_GET_LICENSED_V3_APP_STATE_IN msgrequest */
14844 #define MC_CMD_GET_LICENSED_V3_APP_STATE_IN_LEN 8
14845 /* application ID to query (LICENSED_V3_APPS_xxx) expressed as a single bit
14846  * mask
14847  */
14848 #define MC_CMD_GET_LICENSED_V3_APP_STATE_IN_APP_ID_OFST 0
14849 #define MC_CMD_GET_LICENSED_V3_APP_STATE_IN_APP_ID_LEN 8
14850 #define MC_CMD_GET_LICENSED_V3_APP_STATE_IN_APP_ID_LO_OFST 0
14851 #define MC_CMD_GET_LICENSED_V3_APP_STATE_IN_APP_ID_HI_OFST 4
14852
14853 /* MC_CMD_GET_LICENSED_V3_APP_STATE_OUT msgresponse */
14854 #define MC_CMD_GET_LICENSED_V3_APP_STATE_OUT_LEN 4
14855 /* state of this application */
14856 #define MC_CMD_GET_LICENSED_V3_APP_STATE_OUT_STATE_OFST 0
14857 #define MC_CMD_GET_LICENSED_V3_APP_STATE_OUT_STATE_LEN 4
14858 /* enum: no (or invalid) license is present for the application */
14859 #define MC_CMD_GET_LICENSED_V3_APP_STATE_OUT_NOT_LICENSED 0x0
14860 /* enum: a valid license is present for the application */
14861 #define MC_CMD_GET_LICENSED_V3_APP_STATE_OUT_LICENSED 0x1
14862
14863
14864 /***********************************/
14865 /* MC_CMD_GET_LICENSED_V3_FEATURE_STATES
14866  * Query the state of an one or more licensed features. (Note that the actual
14867  * state may be invalidated by the MC_CMD_LICENSING_V3 OP_UPDATE_LICENSE
14868  * operation or a reboot of the MC.) Used for V3 licensing (Medford)
14869  */
14870 #define MC_CMD_GET_LICENSED_V3_FEATURE_STATES 0xd3
14871 #undef  MC_CMD_0xd3_PRIVILEGE_CTG
14872
14873 #define MC_CMD_0xd3_PRIVILEGE_CTG SRIOV_CTG_GENERAL
14874
14875 /* MC_CMD_GET_LICENSED_V3_FEATURE_STATES_IN msgrequest */
14876 #define MC_CMD_GET_LICENSED_V3_FEATURE_STATES_IN_LEN 8
14877 /* features to query (LICENSED_V3_FEATURES_xxx) expressed as a mask with one or
14878  * more bits set
14879  */
14880 #define MC_CMD_GET_LICENSED_V3_FEATURE_STATES_IN_FEATURES_OFST 0
14881 #define MC_CMD_GET_LICENSED_V3_FEATURE_STATES_IN_FEATURES_LEN 8
14882 #define MC_CMD_GET_LICENSED_V3_FEATURE_STATES_IN_FEATURES_LO_OFST 0
14883 #define MC_CMD_GET_LICENSED_V3_FEATURE_STATES_IN_FEATURES_HI_OFST 4
14884
14885 /* MC_CMD_GET_LICENSED_V3_FEATURE_STATES_OUT msgresponse */
14886 #define MC_CMD_GET_LICENSED_V3_FEATURE_STATES_OUT_LEN 8
14887 /* states of these features - bit set for licensed, clear for not licensed */
14888 #define MC_CMD_GET_LICENSED_V3_FEATURE_STATES_OUT_STATES_OFST 0
14889 #define MC_CMD_GET_LICENSED_V3_FEATURE_STATES_OUT_STATES_LEN 8
14890 #define MC_CMD_GET_LICENSED_V3_FEATURE_STATES_OUT_STATES_LO_OFST 0
14891 #define MC_CMD_GET_LICENSED_V3_FEATURE_STATES_OUT_STATES_HI_OFST 4
14892
14893
14894 /***********************************/
14895 /* MC_CMD_LICENSED_APP_OP
14896  * Perform an action for an individual licensed application - not used for V3
14897  * licensing.
14898  */
14899 #define MC_CMD_LICENSED_APP_OP 0xf6
14900 #undef  MC_CMD_0xf6_PRIVILEGE_CTG
14901
14902 #define MC_CMD_0xf6_PRIVILEGE_CTG SRIOV_CTG_GENERAL
14903
14904 /* MC_CMD_LICENSED_APP_OP_IN msgrequest */
14905 #define MC_CMD_LICENSED_APP_OP_IN_LENMIN 8
14906 #define MC_CMD_LICENSED_APP_OP_IN_LENMAX 252
14907 #define MC_CMD_LICENSED_APP_OP_IN_LENMAX_MCDI2 1020
14908 #define MC_CMD_LICENSED_APP_OP_IN_LEN(num) (8+4*(num))
14909 /* application ID */
14910 #define MC_CMD_LICENSED_APP_OP_IN_APP_ID_OFST 0
14911 #define MC_CMD_LICENSED_APP_OP_IN_APP_ID_LEN 4
14912 /* the type of operation requested */
14913 #define MC_CMD_LICENSED_APP_OP_IN_OP_OFST 4
14914 #define MC_CMD_LICENSED_APP_OP_IN_OP_LEN 4
14915 /* enum: validate application */
14916 #define MC_CMD_LICENSED_APP_OP_IN_OP_VALIDATE 0x0
14917 /* enum: mask application */
14918 #define MC_CMD_LICENSED_APP_OP_IN_OP_MASK 0x1
14919 /* arguments specific to this particular operation */
14920 #define MC_CMD_LICENSED_APP_OP_IN_ARGS_OFST 8
14921 #define MC_CMD_LICENSED_APP_OP_IN_ARGS_LEN 4
14922 #define MC_CMD_LICENSED_APP_OP_IN_ARGS_MINNUM 0
14923 #define MC_CMD_LICENSED_APP_OP_IN_ARGS_MAXNUM 61
14924 #define MC_CMD_LICENSED_APP_OP_IN_ARGS_MAXNUM_MCDI2 253
14925
14926 /* MC_CMD_LICENSED_APP_OP_OUT msgresponse */
14927 #define MC_CMD_LICENSED_APP_OP_OUT_LENMIN 0
14928 #define MC_CMD_LICENSED_APP_OP_OUT_LENMAX 252
14929 #define MC_CMD_LICENSED_APP_OP_OUT_LENMAX_MCDI2 1020
14930 #define MC_CMD_LICENSED_APP_OP_OUT_LEN(num) (0+4*(num))
14931 /* result specific to this particular operation */
14932 #define MC_CMD_LICENSED_APP_OP_OUT_RESULT_OFST 0
14933 #define MC_CMD_LICENSED_APP_OP_OUT_RESULT_LEN 4
14934 #define MC_CMD_LICENSED_APP_OP_OUT_RESULT_MINNUM 0
14935 #define MC_CMD_LICENSED_APP_OP_OUT_RESULT_MAXNUM 63
14936 #define MC_CMD_LICENSED_APP_OP_OUT_RESULT_MAXNUM_MCDI2 255
14937
14938 /* MC_CMD_LICENSED_APP_OP_VALIDATE_IN msgrequest */
14939 #define MC_CMD_LICENSED_APP_OP_VALIDATE_IN_LEN 72
14940 /* application ID */
14941 #define MC_CMD_LICENSED_APP_OP_VALIDATE_IN_APP_ID_OFST 0
14942 #define MC_CMD_LICENSED_APP_OP_VALIDATE_IN_APP_ID_LEN 4
14943 /* the type of operation requested */
14944 #define MC_CMD_LICENSED_APP_OP_VALIDATE_IN_OP_OFST 4
14945 #define MC_CMD_LICENSED_APP_OP_VALIDATE_IN_OP_LEN 4
14946 /* validation challenge */
14947 #define MC_CMD_LICENSED_APP_OP_VALIDATE_IN_CHALLENGE_OFST 8
14948 #define MC_CMD_LICENSED_APP_OP_VALIDATE_IN_CHALLENGE_LEN 64
14949
14950 /* MC_CMD_LICENSED_APP_OP_VALIDATE_OUT msgresponse */
14951 #define MC_CMD_LICENSED_APP_OP_VALIDATE_OUT_LEN 68
14952 /* feature expiry (time_t) */
14953 #define MC_CMD_LICENSED_APP_OP_VALIDATE_OUT_EXPIRY_OFST 0
14954 #define MC_CMD_LICENSED_APP_OP_VALIDATE_OUT_EXPIRY_LEN 4
14955 /* validation response */
14956 #define MC_CMD_LICENSED_APP_OP_VALIDATE_OUT_RESPONSE_OFST 4
14957 #define MC_CMD_LICENSED_APP_OP_VALIDATE_OUT_RESPONSE_LEN 64
14958
14959 /* MC_CMD_LICENSED_APP_OP_MASK_IN msgrequest */
14960 #define MC_CMD_LICENSED_APP_OP_MASK_IN_LEN 12
14961 /* application ID */
14962 #define MC_CMD_LICENSED_APP_OP_MASK_IN_APP_ID_OFST 0
14963 #define MC_CMD_LICENSED_APP_OP_MASK_IN_APP_ID_LEN 4
14964 /* the type of operation requested */
14965 #define MC_CMD_LICENSED_APP_OP_MASK_IN_OP_OFST 4
14966 #define MC_CMD_LICENSED_APP_OP_MASK_IN_OP_LEN 4
14967 /* flag */
14968 #define MC_CMD_LICENSED_APP_OP_MASK_IN_FLAG_OFST 8
14969 #define MC_CMD_LICENSED_APP_OP_MASK_IN_FLAG_LEN 4
14970
14971 /* MC_CMD_LICENSED_APP_OP_MASK_OUT msgresponse */
14972 #define MC_CMD_LICENSED_APP_OP_MASK_OUT_LEN 0
14973
14974
14975 /***********************************/
14976 /* MC_CMD_LICENSED_V3_VALIDATE_APP
14977  * Perform validation for an individual licensed application - V3 licensing
14978  * (Medford)
14979  */
14980 #define MC_CMD_LICENSED_V3_VALIDATE_APP 0xd4
14981 #undef  MC_CMD_0xd4_PRIVILEGE_CTG
14982
14983 #define MC_CMD_0xd4_PRIVILEGE_CTG SRIOV_CTG_GENERAL
14984
14985 /* MC_CMD_LICENSED_V3_VALIDATE_APP_IN msgrequest */
14986 #define MC_CMD_LICENSED_V3_VALIDATE_APP_IN_LEN 56
14987 /* challenge for validation (384 bits) */
14988 #define MC_CMD_LICENSED_V3_VALIDATE_APP_IN_CHALLENGE_OFST 0
14989 #define MC_CMD_LICENSED_V3_VALIDATE_APP_IN_CHALLENGE_LEN 48
14990 /* application ID expressed as a single bit mask */
14991 #define MC_CMD_LICENSED_V3_VALIDATE_APP_IN_APP_ID_OFST 48
14992 #define MC_CMD_LICENSED_V3_VALIDATE_APP_IN_APP_ID_LEN 8
14993 #define MC_CMD_LICENSED_V3_VALIDATE_APP_IN_APP_ID_LO_OFST 48
14994 #define MC_CMD_LICENSED_V3_VALIDATE_APP_IN_APP_ID_HI_OFST 52
14995
14996 /* MC_CMD_LICENSED_V3_VALIDATE_APP_OUT msgresponse */
14997 #define MC_CMD_LICENSED_V3_VALIDATE_APP_OUT_LEN 116
14998 /* validation response to challenge in the form of ECDSA signature consisting
14999  * of two 384-bit integers, r and s, in big-endian order. The signature signs a
15000  * SHA-384 digest of a message constructed from the concatenation of the input
15001  * message and the remaining fields of this output message, e.g. challenge[48
15002  * bytes] ... expiry_time[4 bytes] ...
15003  */
15004 #define MC_CMD_LICENSED_V3_VALIDATE_APP_OUT_RESPONSE_OFST 0
15005 #define MC_CMD_LICENSED_V3_VALIDATE_APP_OUT_RESPONSE_LEN 96
15006 /* application expiry time */
15007 #define MC_CMD_LICENSED_V3_VALIDATE_APP_OUT_EXPIRY_TIME_OFST 96
15008 #define MC_CMD_LICENSED_V3_VALIDATE_APP_OUT_EXPIRY_TIME_LEN 4
15009 /* application expiry units */
15010 #define MC_CMD_LICENSED_V3_VALIDATE_APP_OUT_EXPIRY_UNITS_OFST 100
15011 #define MC_CMD_LICENSED_V3_VALIDATE_APP_OUT_EXPIRY_UNITS_LEN 4
15012 /* enum: expiry units are accounting units */
15013 #define MC_CMD_LICENSED_V3_VALIDATE_APP_OUT_EXPIRY_UNIT_ACC 0x0
15014 /* enum: expiry units are calendar days */
15015 #define MC_CMD_LICENSED_V3_VALIDATE_APP_OUT_EXPIRY_UNIT_DAYS 0x1
15016 /* base MAC address of the NIC stored in NVRAM (note that this is a constant
15017  * value for a given NIC regardless which function is calling, effectively this
15018  * is PF0 base MAC address)
15019  */
15020 #define MC_CMD_LICENSED_V3_VALIDATE_APP_OUT_BASE_MACADDR_OFST 104
15021 #define MC_CMD_LICENSED_V3_VALIDATE_APP_OUT_BASE_MACADDR_LEN 6
15022 /* MAC address of v-adaptor associated with the client. If no such v-adapator
15023  * exists, then the field is filled with 0xFF.
15024  */
15025 #define MC_CMD_LICENSED_V3_VALIDATE_APP_OUT_VADAPTOR_MACADDR_OFST 110
15026 #define MC_CMD_LICENSED_V3_VALIDATE_APP_OUT_VADAPTOR_MACADDR_LEN 6
15027
15028
15029 /***********************************/
15030 /* MC_CMD_LICENSED_V3_MASK_FEATURES
15031  * Mask features - V3 licensing (Medford)
15032  */
15033 #define MC_CMD_LICENSED_V3_MASK_FEATURES 0xd5
15034 #undef  MC_CMD_0xd5_PRIVILEGE_CTG
15035
15036 #define MC_CMD_0xd5_PRIVILEGE_CTG SRIOV_CTG_ADMIN
15037
15038 /* MC_CMD_LICENSED_V3_MASK_FEATURES_IN msgrequest */
15039 #define MC_CMD_LICENSED_V3_MASK_FEATURES_IN_LEN 12
15040 /* mask to be applied to features to be changed */
15041 #define MC_CMD_LICENSED_V3_MASK_FEATURES_IN_MASK_OFST 0
15042 #define MC_CMD_LICENSED_V3_MASK_FEATURES_IN_MASK_LEN 8
15043 #define MC_CMD_LICENSED_V3_MASK_FEATURES_IN_MASK_LO_OFST 0
15044 #define MC_CMD_LICENSED_V3_MASK_FEATURES_IN_MASK_HI_OFST 4
15045 /* whether to turn on or turn off the masked features */
15046 #define MC_CMD_LICENSED_V3_MASK_FEATURES_IN_FLAG_OFST 8
15047 #define MC_CMD_LICENSED_V3_MASK_FEATURES_IN_FLAG_LEN 4
15048 /* enum: turn the features off */
15049 #define MC_CMD_LICENSED_V3_MASK_FEATURES_IN_OFF 0x0
15050 /* enum: turn the features back on */
15051 #define MC_CMD_LICENSED_V3_MASK_FEATURES_IN_ON 0x1
15052
15053 /* MC_CMD_LICENSED_V3_MASK_FEATURES_OUT msgresponse */
15054 #define MC_CMD_LICENSED_V3_MASK_FEATURES_OUT_LEN 0
15055
15056
15057 /***********************************/
15058 /* MC_CMD_LICENSING_V3_TEMPORARY
15059  * Perform operations to support installation of a single temporary license in
15060  * the adapter, in addition to those found in the licensing partition. See
15061  * SF-116124-SW for an overview of how this could be used. The license is
15062  * stored in MC persistent data and so will survive a MC reboot, but will be
15063  * erased when the adapter is power cycled
15064  */
15065 #define MC_CMD_LICENSING_V3_TEMPORARY 0xd6
15066 #undef  MC_CMD_0xd6_PRIVILEGE_CTG
15067
15068 #define MC_CMD_0xd6_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
15069
15070 /* MC_CMD_LICENSING_V3_TEMPORARY_IN msgrequest */
15071 #define MC_CMD_LICENSING_V3_TEMPORARY_IN_LEN 4
15072 /* operation code */
15073 #define MC_CMD_LICENSING_V3_TEMPORARY_IN_OP_OFST 0
15074 #define MC_CMD_LICENSING_V3_TEMPORARY_IN_OP_LEN 4
15075 /* enum: install a new license, overwriting any existing temporary license.
15076  * This is an asynchronous operation owing to the time taken to validate an
15077  * ECDSA license
15078  */
15079 #define MC_CMD_LICENSING_V3_TEMPORARY_SET 0x0
15080 /* enum: clear the license immediately rather than waiting for the next power
15081  * cycle
15082  */
15083 #define MC_CMD_LICENSING_V3_TEMPORARY_CLEAR 0x1
15084 /* enum: get the status of the asynchronous MC_CMD_LICENSING_V3_TEMPORARY_SET
15085  * operation
15086  */
15087 #define MC_CMD_LICENSING_V3_TEMPORARY_STATUS 0x2
15088
15089 /* MC_CMD_LICENSING_V3_TEMPORARY_IN_SET msgrequest */
15090 #define MC_CMD_LICENSING_V3_TEMPORARY_IN_SET_LEN 164
15091 #define MC_CMD_LICENSING_V3_TEMPORARY_IN_SET_OP_OFST 0
15092 #define MC_CMD_LICENSING_V3_TEMPORARY_IN_SET_OP_LEN 4
15093 /* ECDSA license and signature */
15094 #define MC_CMD_LICENSING_V3_TEMPORARY_IN_SET_LICENSE_OFST 4
15095 #define MC_CMD_LICENSING_V3_TEMPORARY_IN_SET_LICENSE_LEN 160
15096
15097 /* MC_CMD_LICENSING_V3_TEMPORARY_IN_CLEAR msgrequest */
15098 #define MC_CMD_LICENSING_V3_TEMPORARY_IN_CLEAR_LEN 4
15099 #define MC_CMD_LICENSING_V3_TEMPORARY_IN_CLEAR_OP_OFST 0
15100 #define MC_CMD_LICENSING_V3_TEMPORARY_IN_CLEAR_OP_LEN 4
15101
15102 /* MC_CMD_LICENSING_V3_TEMPORARY_IN_STATUS msgrequest */
15103 #define MC_CMD_LICENSING_V3_TEMPORARY_IN_STATUS_LEN 4
15104 #define MC_CMD_LICENSING_V3_TEMPORARY_IN_STATUS_OP_OFST 0
15105 #define MC_CMD_LICENSING_V3_TEMPORARY_IN_STATUS_OP_LEN 4
15106
15107 /* MC_CMD_LICENSING_V3_TEMPORARY_OUT_STATUS msgresponse */
15108 #define MC_CMD_LICENSING_V3_TEMPORARY_OUT_STATUS_LEN 12
15109 /* status code */
15110 #define MC_CMD_LICENSING_V3_TEMPORARY_OUT_STATUS_STATUS_OFST 0
15111 #define MC_CMD_LICENSING_V3_TEMPORARY_OUT_STATUS_STATUS_LEN 4
15112 /* enum: finished validating and installing license */
15113 #define MC_CMD_LICENSING_V3_TEMPORARY_STATUS_OK 0x0
15114 /* enum: license validation and installation in progress */
15115 #define MC_CMD_LICENSING_V3_TEMPORARY_STATUS_IN_PROGRESS 0x1
15116 /* enum: licensing error. More specific error messages are not provided to
15117  * avoid exposing details of the licensing system to the client
15118  */
15119 #define MC_CMD_LICENSING_V3_TEMPORARY_STATUS_ERROR 0x2
15120 /* bitmask of licensed features */
15121 #define MC_CMD_LICENSING_V3_TEMPORARY_OUT_STATUS_LICENSED_FEATURES_OFST 4
15122 #define MC_CMD_LICENSING_V3_TEMPORARY_OUT_STATUS_LICENSED_FEATURES_LEN 8
15123 #define MC_CMD_LICENSING_V3_TEMPORARY_OUT_STATUS_LICENSED_FEATURES_LO_OFST 4
15124 #define MC_CMD_LICENSING_V3_TEMPORARY_OUT_STATUS_LICENSED_FEATURES_HI_OFST 8
15125
15126
15127 /***********************************/
15128 /* MC_CMD_SET_PORT_SNIFF_CONFIG
15129  * Configure RX port sniffing for the physical port associated with the calling
15130  * function. Only a privileged function may change the port sniffing
15131  * configuration. A copy of all traffic delivered to the host (non-promiscuous
15132  * mode) or all traffic arriving at the port (promiscuous mode) may be
15133  * delivered to a specific queue, or a set of queues with RSS.
15134  */
15135 #define MC_CMD_SET_PORT_SNIFF_CONFIG 0xf7
15136 #undef  MC_CMD_0xf7_PRIVILEGE_CTG
15137
15138 #define MC_CMD_0xf7_PRIVILEGE_CTG SRIOV_CTG_ADMIN
15139
15140 /* MC_CMD_SET_PORT_SNIFF_CONFIG_IN msgrequest */
15141 #define MC_CMD_SET_PORT_SNIFF_CONFIG_IN_LEN 16
15142 /* configuration flags */
15143 #define MC_CMD_SET_PORT_SNIFF_CONFIG_IN_FLAGS_OFST 0
15144 #define MC_CMD_SET_PORT_SNIFF_CONFIG_IN_FLAGS_LEN 4
15145 #define MC_CMD_SET_PORT_SNIFF_CONFIG_IN_ENABLE_LBN 0
15146 #define MC_CMD_SET_PORT_SNIFF_CONFIG_IN_ENABLE_WIDTH 1
15147 #define MC_CMD_SET_PORT_SNIFF_CONFIG_IN_PROMISCUOUS_LBN 1
15148 #define MC_CMD_SET_PORT_SNIFF_CONFIG_IN_PROMISCUOUS_WIDTH 1
15149 /* receive queue handle (for RSS mode, this is the base queue) */
15150 #define MC_CMD_SET_PORT_SNIFF_CONFIG_IN_RX_QUEUE_OFST 4
15151 #define MC_CMD_SET_PORT_SNIFF_CONFIG_IN_RX_QUEUE_LEN 4
15152 /* receive mode */
15153 #define MC_CMD_SET_PORT_SNIFF_CONFIG_IN_RX_MODE_OFST 8
15154 #define MC_CMD_SET_PORT_SNIFF_CONFIG_IN_RX_MODE_LEN 4
15155 /* enum: receive to just the specified queue */
15156 #define MC_CMD_SET_PORT_SNIFF_CONFIG_IN_RX_MODE_SIMPLE 0x0
15157 /* enum: receive to multiple queues using RSS context */
15158 #define MC_CMD_SET_PORT_SNIFF_CONFIG_IN_RX_MODE_RSS 0x1
15159 /* RSS context (for RX_MODE_RSS) as returned by MC_CMD_RSS_CONTEXT_ALLOC. Note
15160  * that these handles should be considered opaque to the host, although a value
15161  * of 0xFFFFFFFF is guaranteed never to be a valid handle.
15162  */
15163 #define MC_CMD_SET_PORT_SNIFF_CONFIG_IN_RX_CONTEXT_OFST 12
15164 #define MC_CMD_SET_PORT_SNIFF_CONFIG_IN_RX_CONTEXT_LEN 4
15165
15166 /* MC_CMD_SET_PORT_SNIFF_CONFIG_OUT msgresponse */
15167 #define MC_CMD_SET_PORT_SNIFF_CONFIG_OUT_LEN 0
15168
15169
15170 /***********************************/
15171 /* MC_CMD_GET_PORT_SNIFF_CONFIG
15172  * Obtain the current RX port sniffing configuration for the physical port
15173  * associated with the calling function. Only a privileged function may read
15174  * the configuration.
15175  */
15176 #define MC_CMD_GET_PORT_SNIFF_CONFIG 0xf8
15177 #undef  MC_CMD_0xf8_PRIVILEGE_CTG
15178
15179 #define MC_CMD_0xf8_PRIVILEGE_CTG SRIOV_CTG_GENERAL
15180
15181 /* MC_CMD_GET_PORT_SNIFF_CONFIG_IN msgrequest */
15182 #define MC_CMD_GET_PORT_SNIFF_CONFIG_IN_LEN 0
15183
15184 /* MC_CMD_GET_PORT_SNIFF_CONFIG_OUT msgresponse */
15185 #define MC_CMD_GET_PORT_SNIFF_CONFIG_OUT_LEN 16
15186 /* configuration flags */
15187 #define MC_CMD_GET_PORT_SNIFF_CONFIG_OUT_FLAGS_OFST 0
15188 #define MC_CMD_GET_PORT_SNIFF_CONFIG_OUT_FLAGS_LEN 4
15189 #define MC_CMD_GET_PORT_SNIFF_CONFIG_OUT_ENABLE_LBN 0
15190 #define MC_CMD_GET_PORT_SNIFF_CONFIG_OUT_ENABLE_WIDTH 1
15191 #define MC_CMD_GET_PORT_SNIFF_CONFIG_OUT_PROMISCUOUS_LBN 1
15192 #define MC_CMD_GET_PORT_SNIFF_CONFIG_OUT_PROMISCUOUS_WIDTH 1
15193 /* receiving queue handle (for RSS mode, this is the base queue) */
15194 #define MC_CMD_GET_PORT_SNIFF_CONFIG_OUT_RX_QUEUE_OFST 4
15195 #define MC_CMD_GET_PORT_SNIFF_CONFIG_OUT_RX_QUEUE_LEN 4
15196 /* receive mode */
15197 #define MC_CMD_GET_PORT_SNIFF_CONFIG_OUT_RX_MODE_OFST 8
15198 #define MC_CMD_GET_PORT_SNIFF_CONFIG_OUT_RX_MODE_LEN 4
15199 /* enum: receiving to just the specified queue */
15200 #define MC_CMD_GET_PORT_SNIFF_CONFIG_OUT_RX_MODE_SIMPLE 0x0
15201 /* enum: receiving to multiple queues using RSS context */
15202 #define MC_CMD_GET_PORT_SNIFF_CONFIG_OUT_RX_MODE_RSS 0x1
15203 /* RSS context (for RX_MODE_RSS) */
15204 #define MC_CMD_GET_PORT_SNIFF_CONFIG_OUT_RX_CONTEXT_OFST 12
15205 #define MC_CMD_GET_PORT_SNIFF_CONFIG_OUT_RX_CONTEXT_LEN 4
15206
15207
15208 /***********************************/
15209 /* MC_CMD_SET_PARSER_DISP_CONFIG
15210  * Change configuration related to the parser-dispatcher subsystem.
15211  */
15212 #define MC_CMD_SET_PARSER_DISP_CONFIG 0xf9
15213 #undef  MC_CMD_0xf9_PRIVILEGE_CTG
15214
15215 #define MC_CMD_0xf9_PRIVILEGE_CTG SRIOV_CTG_GENERAL
15216
15217 /* MC_CMD_SET_PARSER_DISP_CONFIG_IN msgrequest */
15218 #define MC_CMD_SET_PARSER_DISP_CONFIG_IN_LENMIN 12
15219 #define MC_CMD_SET_PARSER_DISP_CONFIG_IN_LENMAX 252
15220 #define MC_CMD_SET_PARSER_DISP_CONFIG_IN_LENMAX_MCDI2 1020
15221 #define MC_CMD_SET_PARSER_DISP_CONFIG_IN_LEN(num) (8+4*(num))
15222 /* the type of configuration setting to change */
15223 #define MC_CMD_SET_PARSER_DISP_CONFIG_IN_TYPE_OFST 0
15224 #define MC_CMD_SET_PARSER_DISP_CONFIG_IN_TYPE_LEN 4
15225 /* enum: Per-TXQ enable for multicast UDP destination lookup for possible
15226  * internal loopback. (ENTITY is a queue handle, VALUE is a single boolean.)
15227  */
15228 #define MC_CMD_SET_PARSER_DISP_CONFIG_IN_TXQ_MCAST_UDP_DST_LOOKUP_EN 0x0
15229 /* enum: Per-v-adaptor enable for suppression of self-transmissions on the
15230  * internal loopback path. (ENTITY is an EVB_PORT_ID, VALUE is a single
15231  * boolean.)
15232  */
15233 #define MC_CMD_SET_PARSER_DISP_CONFIG_IN_VADAPTOR_SUPPRESS_SELF_TX 0x1
15234 /* handle for the entity to update: queue handle, EVB port ID, etc. depending
15235  * on the type of configuration setting being changed
15236  */
15237 #define MC_CMD_SET_PARSER_DISP_CONFIG_IN_ENTITY_OFST 4
15238 #define MC_CMD_SET_PARSER_DISP_CONFIG_IN_ENTITY_LEN 4
15239 /* new value: the details depend on the type of configuration setting being
15240  * changed
15241  */
15242 #define MC_CMD_SET_PARSER_DISP_CONFIG_IN_VALUE_OFST 8
15243 #define MC_CMD_SET_PARSER_DISP_CONFIG_IN_VALUE_LEN 4
15244 #define MC_CMD_SET_PARSER_DISP_CONFIG_IN_VALUE_MINNUM 1
15245 #define MC_CMD_SET_PARSER_DISP_CONFIG_IN_VALUE_MAXNUM 61
15246 #define MC_CMD_SET_PARSER_DISP_CONFIG_IN_VALUE_MAXNUM_MCDI2 253
15247
15248 /* MC_CMD_SET_PARSER_DISP_CONFIG_OUT msgresponse */
15249 #define MC_CMD_SET_PARSER_DISP_CONFIG_OUT_LEN 0
15250
15251
15252 /***********************************/
15253 /* MC_CMD_GET_PARSER_DISP_CONFIG
15254  * Read configuration related to the parser-dispatcher subsystem.
15255  */
15256 #define MC_CMD_GET_PARSER_DISP_CONFIG 0xfa
15257 #undef  MC_CMD_0xfa_PRIVILEGE_CTG
15258
15259 #define MC_CMD_0xfa_PRIVILEGE_CTG SRIOV_CTG_GENERAL
15260
15261 /* MC_CMD_GET_PARSER_DISP_CONFIG_IN msgrequest */
15262 #define MC_CMD_GET_PARSER_DISP_CONFIG_IN_LEN 8
15263 /* the type of configuration setting to read */
15264 #define MC_CMD_GET_PARSER_DISP_CONFIG_IN_TYPE_OFST 0
15265 #define MC_CMD_GET_PARSER_DISP_CONFIG_IN_TYPE_LEN 4
15266 /*            Enum values, see field(s): */
15267 /*               MC_CMD_SET_PARSER_DISP_CONFIG/MC_CMD_SET_PARSER_DISP_CONFIG_IN/TYPE */
15268 /* handle for the entity to query: queue handle, EVB port ID, etc. depending on
15269  * the type of configuration setting being read
15270  */
15271 #define MC_CMD_GET_PARSER_DISP_CONFIG_IN_ENTITY_OFST 4
15272 #define MC_CMD_GET_PARSER_DISP_CONFIG_IN_ENTITY_LEN 4
15273
15274 /* MC_CMD_GET_PARSER_DISP_CONFIG_OUT msgresponse */
15275 #define MC_CMD_GET_PARSER_DISP_CONFIG_OUT_LENMIN 4
15276 #define MC_CMD_GET_PARSER_DISP_CONFIG_OUT_LENMAX 252
15277 #define MC_CMD_GET_PARSER_DISP_CONFIG_OUT_LENMAX_MCDI2 1020
15278 #define MC_CMD_GET_PARSER_DISP_CONFIG_OUT_LEN(num) (0+4*(num))
15279 /* current value: the details depend on the type of configuration setting being
15280  * read
15281  */
15282 #define MC_CMD_GET_PARSER_DISP_CONFIG_OUT_VALUE_OFST 0
15283 #define MC_CMD_GET_PARSER_DISP_CONFIG_OUT_VALUE_LEN 4
15284 #define MC_CMD_GET_PARSER_DISP_CONFIG_OUT_VALUE_MINNUM 1
15285 #define MC_CMD_GET_PARSER_DISP_CONFIG_OUT_VALUE_MAXNUM 63
15286 #define MC_CMD_GET_PARSER_DISP_CONFIG_OUT_VALUE_MAXNUM_MCDI2 255
15287
15288
15289 /***********************************/
15290 /* MC_CMD_SET_TX_PORT_SNIFF_CONFIG
15291  * Configure TX port sniffing for the physical port associated with the calling
15292  * function. Only a privileged function may change the port sniffing
15293  * configuration. A copy of all traffic transmitted through the port may be
15294  * delivered to a specific queue, or a set of queues with RSS. Note that these
15295  * packets are delivered with transmit timestamps in the packet prefix, not
15296  * receive timestamps, so it is likely that the queue(s) will need to be
15297  * dedicated as TX sniff receivers.
15298  */
15299 #define MC_CMD_SET_TX_PORT_SNIFF_CONFIG 0xfb
15300 #undef  MC_CMD_0xfb_PRIVILEGE_CTG
15301
15302 #define MC_CMD_0xfb_PRIVILEGE_CTG SRIOV_CTG_ADMIN
15303
15304 /* MC_CMD_SET_TX_PORT_SNIFF_CONFIG_IN msgrequest */
15305 #define MC_CMD_SET_TX_PORT_SNIFF_CONFIG_IN_LEN 16
15306 /* configuration flags */
15307 #define MC_CMD_SET_TX_PORT_SNIFF_CONFIG_IN_FLAGS_OFST 0
15308 #define MC_CMD_SET_TX_PORT_SNIFF_CONFIG_IN_FLAGS_LEN 4
15309 #define MC_CMD_SET_TX_PORT_SNIFF_CONFIG_IN_ENABLE_LBN 0
15310 #define MC_CMD_SET_TX_PORT_SNIFF_CONFIG_IN_ENABLE_WIDTH 1
15311 /* receive queue handle (for RSS mode, this is the base queue) */
15312 #define MC_CMD_SET_TX_PORT_SNIFF_CONFIG_IN_RX_QUEUE_OFST 4
15313 #define MC_CMD_SET_TX_PORT_SNIFF_CONFIG_IN_RX_QUEUE_LEN 4
15314 /* receive mode */
15315 #define MC_CMD_SET_TX_PORT_SNIFF_CONFIG_IN_RX_MODE_OFST 8
15316 #define MC_CMD_SET_TX_PORT_SNIFF_CONFIG_IN_RX_MODE_LEN 4
15317 /* enum: receive to just the specified queue */
15318 #define MC_CMD_SET_TX_PORT_SNIFF_CONFIG_IN_RX_MODE_SIMPLE 0x0
15319 /* enum: receive to multiple queues using RSS context */
15320 #define MC_CMD_SET_TX_PORT_SNIFF_CONFIG_IN_RX_MODE_RSS 0x1
15321 /* RSS context (for RX_MODE_RSS) as returned by MC_CMD_RSS_CONTEXT_ALLOC. Note
15322  * that these handles should be considered opaque to the host, although a value
15323  * of 0xFFFFFFFF is guaranteed never to be a valid handle.
15324  */
15325 #define MC_CMD_SET_TX_PORT_SNIFF_CONFIG_IN_RX_CONTEXT_OFST 12
15326 #define MC_CMD_SET_TX_PORT_SNIFF_CONFIG_IN_RX_CONTEXT_LEN 4
15327
15328 /* MC_CMD_SET_TX_PORT_SNIFF_CONFIG_OUT msgresponse */
15329 #define MC_CMD_SET_TX_PORT_SNIFF_CONFIG_OUT_LEN 0
15330
15331
15332 /***********************************/
15333 /* MC_CMD_GET_TX_PORT_SNIFF_CONFIG
15334  * Obtain the current TX port sniffing configuration for the physical port
15335  * associated with the calling function. Only a privileged function may read
15336  * the configuration.
15337  */
15338 #define MC_CMD_GET_TX_PORT_SNIFF_CONFIG 0xfc
15339 #undef  MC_CMD_0xfc_PRIVILEGE_CTG
15340
15341 #define MC_CMD_0xfc_PRIVILEGE_CTG SRIOV_CTG_GENERAL
15342
15343 /* MC_CMD_GET_TX_PORT_SNIFF_CONFIG_IN msgrequest */
15344 #define MC_CMD_GET_TX_PORT_SNIFF_CONFIG_IN_LEN 0
15345
15346 /* MC_CMD_GET_TX_PORT_SNIFF_CONFIG_OUT msgresponse */
15347 #define MC_CMD_GET_TX_PORT_SNIFF_CONFIG_OUT_LEN 16
15348 /* configuration flags */
15349 #define MC_CMD_GET_TX_PORT_SNIFF_CONFIG_OUT_FLAGS_OFST 0
15350 #define MC_CMD_GET_TX_PORT_SNIFF_CONFIG_OUT_FLAGS_LEN 4
15351 #define MC_CMD_GET_TX_PORT_SNIFF_CONFIG_OUT_ENABLE_LBN 0
15352 #define MC_CMD_GET_TX_PORT_SNIFF_CONFIG_OUT_ENABLE_WIDTH 1
15353 /* receiving queue handle (for RSS mode, this is the base queue) */
15354 #define MC_CMD_GET_TX_PORT_SNIFF_CONFIG_OUT_RX_QUEUE_OFST 4
15355 #define MC_CMD_GET_TX_PORT_SNIFF_CONFIG_OUT_RX_QUEUE_LEN 4
15356 /* receive mode */
15357 #define MC_CMD_GET_TX_PORT_SNIFF_CONFIG_OUT_RX_MODE_OFST 8
15358 #define MC_CMD_GET_TX_PORT_SNIFF_CONFIG_OUT_RX_MODE_LEN 4
15359 /* enum: receiving to just the specified queue */
15360 #define MC_CMD_GET_TX_PORT_SNIFF_CONFIG_OUT_RX_MODE_SIMPLE 0x0
15361 /* enum: receiving to multiple queues using RSS context */
15362 #define MC_CMD_GET_TX_PORT_SNIFF_CONFIG_OUT_RX_MODE_RSS 0x1
15363 /* RSS context (for RX_MODE_RSS) */
15364 #define MC_CMD_GET_TX_PORT_SNIFF_CONFIG_OUT_RX_CONTEXT_OFST 12
15365 #define MC_CMD_GET_TX_PORT_SNIFF_CONFIG_OUT_RX_CONTEXT_LEN 4
15366
15367
15368 /***********************************/
15369 /* MC_CMD_RMON_STATS_RX_ERRORS
15370  * Per queue rx error stats.
15371  */
15372 #define MC_CMD_RMON_STATS_RX_ERRORS 0xfe
15373 #undef  MC_CMD_0xfe_PRIVILEGE_CTG
15374
15375 #define MC_CMD_0xfe_PRIVILEGE_CTG SRIOV_CTG_GENERAL
15376
15377 /* MC_CMD_RMON_STATS_RX_ERRORS_IN msgrequest */
15378 #define MC_CMD_RMON_STATS_RX_ERRORS_IN_LEN 8
15379 /* The rx queue to get stats for. */
15380 #define MC_CMD_RMON_STATS_RX_ERRORS_IN_RX_QUEUE_OFST 0
15381 #define MC_CMD_RMON_STATS_RX_ERRORS_IN_RX_QUEUE_LEN 4
15382 #define MC_CMD_RMON_STATS_RX_ERRORS_IN_FLAGS_OFST 4
15383 #define MC_CMD_RMON_STATS_RX_ERRORS_IN_FLAGS_LEN 4
15384 #define MC_CMD_RMON_STATS_RX_ERRORS_IN_RST_LBN 0
15385 #define MC_CMD_RMON_STATS_RX_ERRORS_IN_RST_WIDTH 1
15386
15387 /* MC_CMD_RMON_STATS_RX_ERRORS_OUT msgresponse */
15388 #define MC_CMD_RMON_STATS_RX_ERRORS_OUT_LEN 16
15389 #define MC_CMD_RMON_STATS_RX_ERRORS_OUT_CRC_ERRORS_OFST 0
15390 #define MC_CMD_RMON_STATS_RX_ERRORS_OUT_CRC_ERRORS_LEN 4
15391 #define MC_CMD_RMON_STATS_RX_ERRORS_OUT_TRUNC_ERRORS_OFST 4
15392 #define MC_CMD_RMON_STATS_RX_ERRORS_OUT_TRUNC_ERRORS_LEN 4
15393 #define MC_CMD_RMON_STATS_RX_ERRORS_OUT_RX_NO_DESC_DROPS_OFST 8
15394 #define MC_CMD_RMON_STATS_RX_ERRORS_OUT_RX_NO_DESC_DROPS_LEN 4
15395 #define MC_CMD_RMON_STATS_RX_ERRORS_OUT_RX_ABORT_OFST 12
15396 #define MC_CMD_RMON_STATS_RX_ERRORS_OUT_RX_ABORT_LEN 4
15397
15398
15399 /***********************************/
15400 /* MC_CMD_GET_PCIE_RESOURCE_INFO
15401  * Find out about available PCIE resources
15402  */
15403 #define MC_CMD_GET_PCIE_RESOURCE_INFO 0xfd
15404 #undef  MC_CMD_0xfd_PRIVILEGE_CTG
15405
15406 #define MC_CMD_0xfd_PRIVILEGE_CTG SRIOV_CTG_GENERAL
15407
15408 /* MC_CMD_GET_PCIE_RESOURCE_INFO_IN msgrequest */
15409 #define MC_CMD_GET_PCIE_RESOURCE_INFO_IN_LEN 0
15410
15411 /* MC_CMD_GET_PCIE_RESOURCE_INFO_OUT msgresponse */
15412 #define MC_CMD_GET_PCIE_RESOURCE_INFO_OUT_LEN 28
15413 /* The maximum number of PFs the device can expose */
15414 #define MC_CMD_GET_PCIE_RESOURCE_INFO_OUT_MAX_PFS_OFST 0
15415 #define MC_CMD_GET_PCIE_RESOURCE_INFO_OUT_MAX_PFS_LEN 4
15416 /* The maximum number of VFs the device can expose in total */
15417 #define MC_CMD_GET_PCIE_RESOURCE_INFO_OUT_MAX_VFS_OFST 4
15418 #define MC_CMD_GET_PCIE_RESOURCE_INFO_OUT_MAX_VFS_LEN 4
15419 /* The maximum number of MSI-X vectors the device can provide in total */
15420 #define MC_CMD_GET_PCIE_RESOURCE_INFO_OUT_MAX_VECTORS_OFST 8
15421 #define MC_CMD_GET_PCIE_RESOURCE_INFO_OUT_MAX_VECTORS_LEN 4
15422 /* the number of MSI-X vectors the device will allocate by default to each PF
15423  */
15424 #define MC_CMD_GET_PCIE_RESOURCE_INFO_OUT_DEFAULT_PF_VECTORS_OFST 12
15425 #define MC_CMD_GET_PCIE_RESOURCE_INFO_OUT_DEFAULT_PF_VECTORS_LEN 4
15426 /* the number of MSI-X vectors the device will allocate by default to each VF
15427  */
15428 #define MC_CMD_GET_PCIE_RESOURCE_INFO_OUT_DEFAULT_VF_VECTORS_OFST 16
15429 #define MC_CMD_GET_PCIE_RESOURCE_INFO_OUT_DEFAULT_VF_VECTORS_LEN 4
15430 /* the maximum number of MSI-X vectors the device can allocate to any one PF */
15431 #define MC_CMD_GET_PCIE_RESOURCE_INFO_OUT_MAX_PF_VECTORS_OFST 20
15432 #define MC_CMD_GET_PCIE_RESOURCE_INFO_OUT_MAX_PF_VECTORS_LEN 4
15433 /* the maximum number of MSI-X vectors the device can allocate to any one VF */
15434 #define MC_CMD_GET_PCIE_RESOURCE_INFO_OUT_MAX_VF_VECTORS_OFST 24
15435 #define MC_CMD_GET_PCIE_RESOURCE_INFO_OUT_MAX_VF_VECTORS_LEN 4
15436
15437
15438 /***********************************/
15439 /* MC_CMD_GET_PORT_MODES
15440  * Find out about available port modes
15441  */
15442 #define MC_CMD_GET_PORT_MODES 0xff
15443 #undef  MC_CMD_0xff_PRIVILEGE_CTG
15444
15445 #define MC_CMD_0xff_PRIVILEGE_CTG SRIOV_CTG_GENERAL
15446
15447 /* MC_CMD_GET_PORT_MODES_IN msgrequest */
15448 #define MC_CMD_GET_PORT_MODES_IN_LEN 0
15449
15450 /* MC_CMD_GET_PORT_MODES_OUT msgresponse */
15451 #define MC_CMD_GET_PORT_MODES_OUT_LEN 12
15452 /* Bitmask of port modes available on the board (indexed by TLV_PORT_MODE_*)
15453  * that are supported for customer use in production firmware.
15454  */
15455 #define MC_CMD_GET_PORT_MODES_OUT_MODES_OFST 0
15456 #define MC_CMD_GET_PORT_MODES_OUT_MODES_LEN 4
15457 /* Default (canonical) board mode */
15458 #define MC_CMD_GET_PORT_MODES_OUT_DEFAULT_MODE_OFST 4
15459 #define MC_CMD_GET_PORT_MODES_OUT_DEFAULT_MODE_LEN 4
15460 /* Current board mode */
15461 #define MC_CMD_GET_PORT_MODES_OUT_CURRENT_MODE_OFST 8
15462 #define MC_CMD_GET_PORT_MODES_OUT_CURRENT_MODE_LEN 4
15463
15464 /* MC_CMD_GET_PORT_MODES_OUT_V2 msgresponse */
15465 #define MC_CMD_GET_PORT_MODES_OUT_V2_LEN 16
15466 /* Bitmask of port modes available on the board (indexed by TLV_PORT_MODE_*)
15467  * that are supported for customer use in production firmware.
15468  */
15469 #define MC_CMD_GET_PORT_MODES_OUT_V2_MODES_OFST 0
15470 #define MC_CMD_GET_PORT_MODES_OUT_V2_MODES_LEN 4
15471 /* Default (canonical) board mode */
15472 #define MC_CMD_GET_PORT_MODES_OUT_V2_DEFAULT_MODE_OFST 4
15473 #define MC_CMD_GET_PORT_MODES_OUT_V2_DEFAULT_MODE_LEN 4
15474 /* Current board mode */
15475 #define MC_CMD_GET_PORT_MODES_OUT_V2_CURRENT_MODE_OFST 8
15476 #define MC_CMD_GET_PORT_MODES_OUT_V2_CURRENT_MODE_LEN 4
15477 /* Bitmask of engineering port modes available on the board (indexed by
15478  * TLV_PORT_MODE_*). A superset of MC_CMD_GET_PORT_MODES_OUT/MODES that
15479  * contains all modes implemented in firmware for a particular board. Modes
15480  * listed in MODES are considered production modes and should be exposed in
15481  * userland tools. Modes listed in in ENGINEERING_MODES, but not in MODES
15482  * should be considered hidden (not to be exposed in userland tools) and for
15483  * engineering use only. There are no other semantic differences and any mode
15484  * listed in either MODES or ENGINEERING_MODES can be set on the board.
15485  */
15486 #define MC_CMD_GET_PORT_MODES_OUT_V2_ENGINEERING_MODES_OFST 12
15487 #define MC_CMD_GET_PORT_MODES_OUT_V2_ENGINEERING_MODES_LEN 4
15488
15489
15490 /***********************************/
15491 /* MC_CMD_OVERRIDE_PORT_MODE
15492  * Override flash config port mode for subsequent MC reboot(s). Override data
15493  * is stored in the presistent data section of DMEM and activated on next MC
15494  * warm reboot. A cold reboot resets the override. It is assumed that a
15495  * sufficient number of PFs are available and that port mapping is valid for
15496  * the new port mode, as the override does not affect PF configuration.
15497  */
15498 #define MC_CMD_OVERRIDE_PORT_MODE 0x137
15499 #undef  MC_CMD_0x137_PRIVILEGE_CTG
15500
15501 #define MC_CMD_0x137_PRIVILEGE_CTG SRIOV_CTG_ADMIN
15502
15503 /* MC_CMD_OVERRIDE_PORT_MODE_IN msgrequest */
15504 #define MC_CMD_OVERRIDE_PORT_MODE_IN_LEN 8
15505 #define MC_CMD_OVERRIDE_PORT_MODE_IN_FLAGS_OFST 0
15506 #define MC_CMD_OVERRIDE_PORT_MODE_IN_FLAGS_LEN 4
15507 #define MC_CMD_OVERRIDE_PORT_MODE_IN_ENABLE_LBN 0
15508 #define MC_CMD_OVERRIDE_PORT_MODE_IN_ENABLE_WIDTH 1
15509 /* New mode (TLV_PORT_MODE_*) to set, if override enabled */
15510 #define MC_CMD_OVERRIDE_PORT_MODE_IN_MODE_OFST 4
15511 #define MC_CMD_OVERRIDE_PORT_MODE_IN_MODE_LEN 4
15512
15513 /* MC_CMD_OVERRIDE_PORT_MODE_OUT msgresponse */
15514 #define MC_CMD_OVERRIDE_PORT_MODE_OUT_LEN 0
15515
15516
15517 /***********************************/
15518 /* MC_CMD_READ_ATB
15519  * Sample voltages on the ATB
15520  */
15521 #define MC_CMD_READ_ATB 0x100
15522 #undef  MC_CMD_0x100_PRIVILEGE_CTG
15523
15524 #define MC_CMD_0x100_PRIVILEGE_CTG SRIOV_CTG_INSECURE
15525
15526 /* MC_CMD_READ_ATB_IN msgrequest */
15527 #define MC_CMD_READ_ATB_IN_LEN 16
15528 #define MC_CMD_READ_ATB_IN_SIGNAL_BUS_OFST 0
15529 #define MC_CMD_READ_ATB_IN_SIGNAL_BUS_LEN 4
15530 #define MC_CMD_READ_ATB_IN_BUS_CCOM 0x0 /* enum */
15531 #define MC_CMD_READ_ATB_IN_BUS_CKR 0x1 /* enum */
15532 #define MC_CMD_READ_ATB_IN_BUS_CPCIE 0x8 /* enum */
15533 #define MC_CMD_READ_ATB_IN_SIGNAL_EN_BITNO_OFST 4
15534 #define MC_CMD_READ_ATB_IN_SIGNAL_EN_BITNO_LEN 4
15535 #define MC_CMD_READ_ATB_IN_SIGNAL_SEL_OFST 8
15536 #define MC_CMD_READ_ATB_IN_SIGNAL_SEL_LEN 4
15537 #define MC_CMD_READ_ATB_IN_SETTLING_TIME_US_OFST 12
15538 #define MC_CMD_READ_ATB_IN_SETTLING_TIME_US_LEN 4
15539
15540 /* MC_CMD_READ_ATB_OUT msgresponse */
15541 #define MC_CMD_READ_ATB_OUT_LEN 4
15542 #define MC_CMD_READ_ATB_OUT_SAMPLE_MV_OFST 0
15543 #define MC_CMD_READ_ATB_OUT_SAMPLE_MV_LEN 4
15544
15545
15546 /***********************************/
15547 /* MC_CMD_GET_WORKAROUNDS
15548  * Read the list of all implemented and all currently enabled workarounds. The
15549  * enums here must correspond with those in MC_CMD_WORKAROUND.
15550  */
15551 #define MC_CMD_GET_WORKAROUNDS 0x59
15552 #undef  MC_CMD_0x59_PRIVILEGE_CTG
15553
15554 #define MC_CMD_0x59_PRIVILEGE_CTG SRIOV_CTG_GENERAL
15555
15556 /* MC_CMD_GET_WORKAROUNDS_OUT msgresponse */
15557 #define MC_CMD_GET_WORKAROUNDS_OUT_LEN 8
15558 /* Each workaround is represented by a single bit according to the enums below.
15559  */
15560 #define MC_CMD_GET_WORKAROUNDS_OUT_IMPLEMENTED_OFST 0
15561 #define MC_CMD_GET_WORKAROUNDS_OUT_IMPLEMENTED_LEN 4
15562 #define MC_CMD_GET_WORKAROUNDS_OUT_ENABLED_OFST 4
15563 #define MC_CMD_GET_WORKAROUNDS_OUT_ENABLED_LEN 4
15564 /* enum: Bug 17230 work around. */
15565 #define MC_CMD_GET_WORKAROUNDS_OUT_BUG17230 0x2
15566 /* enum: Bug 35388 work around (unsafe EVQ writes). */
15567 #define MC_CMD_GET_WORKAROUNDS_OUT_BUG35388 0x4
15568 /* enum: Bug35017 workaround (A64 tables must be identity map) */
15569 #define MC_CMD_GET_WORKAROUNDS_OUT_BUG35017 0x8
15570 /* enum: Bug 41750 present (MC_CMD_TRIGGER_INTERRUPT won't work) */
15571 #define MC_CMD_GET_WORKAROUNDS_OUT_BUG41750 0x10
15572 /* enum: Bug 42008 present (Interrupts can overtake associated events). Caution
15573  * - before adding code that queries this workaround, remember that there's
15574  * released Monza firmware that doesn't understand MC_CMD_WORKAROUND_BUG42008,
15575  * and will hence (incorrectly) report that the bug doesn't exist.
15576  */
15577 #define MC_CMD_GET_WORKAROUNDS_OUT_BUG42008 0x20
15578 /* enum: Bug 26807 features present in firmware (multicast filter chaining) */
15579 #define MC_CMD_GET_WORKAROUNDS_OUT_BUG26807 0x40
15580 /* enum: Bug 61265 work around (broken EVQ TMR writes). */
15581 #define MC_CMD_GET_WORKAROUNDS_OUT_BUG61265 0x80
15582
15583
15584 /***********************************/
15585 /* MC_CMD_PRIVILEGE_MASK
15586  * Read/set privileges of an arbitrary PCIe function
15587  */
15588 #define MC_CMD_PRIVILEGE_MASK 0x5a
15589 #undef  MC_CMD_0x5a_PRIVILEGE_CTG
15590
15591 #define MC_CMD_0x5a_PRIVILEGE_CTG SRIOV_CTG_GENERAL
15592
15593 /* MC_CMD_PRIVILEGE_MASK_IN msgrequest */
15594 #define MC_CMD_PRIVILEGE_MASK_IN_LEN 8
15595 /* The target function to have its mask read or set e.g. PF 0 = 0xFFFF0000, VF
15596  * 1,3 = 0x00030001
15597  */
15598 #define MC_CMD_PRIVILEGE_MASK_IN_FUNCTION_OFST 0
15599 #define MC_CMD_PRIVILEGE_MASK_IN_FUNCTION_LEN 4
15600 #define MC_CMD_PRIVILEGE_MASK_IN_FUNCTION_PF_LBN 0
15601 #define MC_CMD_PRIVILEGE_MASK_IN_FUNCTION_PF_WIDTH 16
15602 #define MC_CMD_PRIVILEGE_MASK_IN_FUNCTION_VF_LBN 16
15603 #define MC_CMD_PRIVILEGE_MASK_IN_FUNCTION_VF_WIDTH 16
15604 #define MC_CMD_PRIVILEGE_MASK_IN_VF_NULL 0xffff /* enum */
15605 /* New privilege mask to be set. The mask will only be changed if the MSB is
15606  * set to 1.
15607  */
15608 #define MC_CMD_PRIVILEGE_MASK_IN_NEW_MASK_OFST 4
15609 #define MC_CMD_PRIVILEGE_MASK_IN_NEW_MASK_LEN 4
15610 #define MC_CMD_PRIVILEGE_MASK_IN_GRP_ADMIN 0x1 /* enum */
15611 #define MC_CMD_PRIVILEGE_MASK_IN_GRP_LINK 0x2 /* enum */
15612 #define MC_CMD_PRIVILEGE_MASK_IN_GRP_ONLOAD 0x4 /* enum */
15613 #define MC_CMD_PRIVILEGE_MASK_IN_GRP_PTP 0x8 /* enum */
15614 #define MC_CMD_PRIVILEGE_MASK_IN_GRP_INSECURE_FILTERS 0x10 /* enum */
15615 /* enum: Deprecated. Equivalent to MAC_SPOOFING_TX combined with CHANGE_MAC. */
15616 #define MC_CMD_PRIVILEGE_MASK_IN_GRP_MAC_SPOOFING 0x20
15617 #define MC_CMD_PRIVILEGE_MASK_IN_GRP_UNICAST 0x40 /* enum */
15618 #define MC_CMD_PRIVILEGE_MASK_IN_GRP_MULTICAST 0x80 /* enum */
15619 #define MC_CMD_PRIVILEGE_MASK_IN_GRP_BROADCAST 0x100 /* enum */
15620 #define MC_CMD_PRIVILEGE_MASK_IN_GRP_ALL_MULTICAST 0x200 /* enum */
15621 #define MC_CMD_PRIVILEGE_MASK_IN_GRP_PROMISCUOUS 0x400 /* enum */
15622 /* enum: Allows to set the TX packets' source MAC address to any arbitrary MAC
15623  * adress.
15624  */
15625 #define MC_CMD_PRIVILEGE_MASK_IN_GRP_MAC_SPOOFING_TX 0x800
15626 /* enum: Privilege that allows a Function to change the MAC address configured
15627  * in its associated vAdapter/vPort.
15628  */
15629 #define MC_CMD_PRIVILEGE_MASK_IN_GRP_CHANGE_MAC 0x1000
15630 /* enum: Privilege that allows a Function to install filters that specify VLANs
15631  * that are not in the permit list for the associated vPort. This privilege is
15632  * primarily to support ESX where vPorts are created that restrict traffic to
15633  * only a set of permitted VLANs. See the vPort flag FLAG_VLAN_RESTRICT.
15634  */
15635 #define MC_CMD_PRIVILEGE_MASK_IN_GRP_UNRESTRICTED_VLAN 0x2000
15636 /* enum: Privilege for insecure commands. Commands that belong to this group
15637  * are not permitted on secure adapters regardless of the privilege mask.
15638  */
15639 #define MC_CMD_PRIVILEGE_MASK_IN_GRP_INSECURE 0x4000
15640 /* enum: Trusted Server Adapter (TSA) / ServerLock. Privilege for
15641  * administrator-level operations that are not allowed from the local host once
15642  * an adapter has Bound to a remote ServerLock Controller (see doxbox
15643  * SF-117064-DG for background).
15644  */
15645 #define MC_CMD_PRIVILEGE_MASK_IN_GRP_ADMIN_TSA_UNBOUND 0x8000
15646 /* enum: Set this bit to indicate that a new privilege mask is to be set,
15647  * otherwise the command will only read the existing mask.
15648  */
15649 #define MC_CMD_PRIVILEGE_MASK_IN_DO_CHANGE 0x80000000
15650
15651 /* MC_CMD_PRIVILEGE_MASK_OUT msgresponse */
15652 #define MC_CMD_PRIVILEGE_MASK_OUT_LEN 4
15653 /* For an admin function, always all the privileges are reported. */
15654 #define MC_CMD_PRIVILEGE_MASK_OUT_OLD_MASK_OFST 0
15655 #define MC_CMD_PRIVILEGE_MASK_OUT_OLD_MASK_LEN 4
15656
15657
15658 /***********************************/
15659 /* MC_CMD_LINK_STATE_MODE
15660  * Read/set link state mode of a VF
15661  */
15662 #define MC_CMD_LINK_STATE_MODE 0x5c
15663 #undef  MC_CMD_0x5c_PRIVILEGE_CTG
15664
15665 #define MC_CMD_0x5c_PRIVILEGE_CTG SRIOV_CTG_GENERAL
15666
15667 /* MC_CMD_LINK_STATE_MODE_IN msgrequest */
15668 #define MC_CMD_LINK_STATE_MODE_IN_LEN 8
15669 /* The target function to have its link state mode read or set, must be a VF
15670  * e.g. VF 1,3 = 0x00030001
15671  */
15672 #define MC_CMD_LINK_STATE_MODE_IN_FUNCTION_OFST 0
15673 #define MC_CMD_LINK_STATE_MODE_IN_FUNCTION_LEN 4
15674 #define MC_CMD_LINK_STATE_MODE_IN_FUNCTION_PF_LBN 0
15675 #define MC_CMD_LINK_STATE_MODE_IN_FUNCTION_PF_WIDTH 16
15676 #define MC_CMD_LINK_STATE_MODE_IN_FUNCTION_VF_LBN 16
15677 #define MC_CMD_LINK_STATE_MODE_IN_FUNCTION_VF_WIDTH 16
15678 /* New link state mode to be set */
15679 #define MC_CMD_LINK_STATE_MODE_IN_NEW_MODE_OFST 4
15680 #define MC_CMD_LINK_STATE_MODE_IN_NEW_MODE_LEN 4
15681 #define MC_CMD_LINK_STATE_MODE_IN_LINK_STATE_AUTO 0x0 /* enum */
15682 #define MC_CMD_LINK_STATE_MODE_IN_LINK_STATE_UP 0x1 /* enum */
15683 #define MC_CMD_LINK_STATE_MODE_IN_LINK_STATE_DOWN 0x2 /* enum */
15684 /* enum: Use this value to just read the existing setting without modifying it.
15685  */
15686 #define MC_CMD_LINK_STATE_MODE_IN_DO_NOT_CHANGE 0xffffffff
15687
15688 /* MC_CMD_LINK_STATE_MODE_OUT msgresponse */
15689 #define MC_CMD_LINK_STATE_MODE_OUT_LEN 4
15690 #define MC_CMD_LINK_STATE_MODE_OUT_OLD_MODE_OFST 0
15691 #define MC_CMD_LINK_STATE_MODE_OUT_OLD_MODE_LEN 4
15692
15693
15694 /***********************************/
15695 /* MC_CMD_GET_SNAPSHOT_LENGTH
15696  * Obtain the current range of allowable values for the SNAPSHOT_LENGTH
15697  * parameter to MC_CMD_INIT_RXQ.
15698  */
15699 #define MC_CMD_GET_SNAPSHOT_LENGTH 0x101
15700 #undef  MC_CMD_0x101_PRIVILEGE_CTG
15701
15702 #define MC_CMD_0x101_PRIVILEGE_CTG SRIOV_CTG_GENERAL
15703
15704 /* MC_CMD_GET_SNAPSHOT_LENGTH_IN msgrequest */
15705 #define MC_CMD_GET_SNAPSHOT_LENGTH_IN_LEN 0
15706
15707 /* MC_CMD_GET_SNAPSHOT_LENGTH_OUT msgresponse */
15708 #define MC_CMD_GET_SNAPSHOT_LENGTH_OUT_LEN 8
15709 /* Minimum acceptable snapshot length. */
15710 #define MC_CMD_GET_SNAPSHOT_LENGTH_OUT_RX_SNAPLEN_MIN_OFST 0
15711 #define MC_CMD_GET_SNAPSHOT_LENGTH_OUT_RX_SNAPLEN_MIN_LEN 4
15712 /* Maximum acceptable snapshot length. */
15713 #define MC_CMD_GET_SNAPSHOT_LENGTH_OUT_RX_SNAPLEN_MAX_OFST 4
15714 #define MC_CMD_GET_SNAPSHOT_LENGTH_OUT_RX_SNAPLEN_MAX_LEN 4
15715
15716
15717 /***********************************/
15718 /* MC_CMD_FUSE_DIAGS
15719  * Additional fuse diagnostics
15720  */
15721 #define MC_CMD_FUSE_DIAGS 0x102
15722 #undef  MC_CMD_0x102_PRIVILEGE_CTG
15723
15724 #define MC_CMD_0x102_PRIVILEGE_CTG SRIOV_CTG_INSECURE
15725
15726 /* MC_CMD_FUSE_DIAGS_IN msgrequest */
15727 #define MC_CMD_FUSE_DIAGS_IN_LEN 0
15728
15729 /* MC_CMD_FUSE_DIAGS_OUT msgresponse */
15730 #define MC_CMD_FUSE_DIAGS_OUT_LEN 48
15731 /* Total number of mismatched bits between pairs in area 0 */
15732 #define MC_CMD_FUSE_DIAGS_OUT_AREA0_MISMATCH_BITS_OFST 0
15733 #define MC_CMD_FUSE_DIAGS_OUT_AREA0_MISMATCH_BITS_LEN 4
15734 /* Total number of unexpectedly clear (set in B but not A) bits in area 0 */
15735 #define MC_CMD_FUSE_DIAGS_OUT_AREA0_PAIR_A_BAD_BITS_OFST 4
15736 #define MC_CMD_FUSE_DIAGS_OUT_AREA0_PAIR_A_BAD_BITS_LEN 4
15737 /* Total number of unexpectedly clear (set in A but not B) bits in area 0 */
15738 #define MC_CMD_FUSE_DIAGS_OUT_AREA0_PAIR_B_BAD_BITS_OFST 8
15739 #define MC_CMD_FUSE_DIAGS_OUT_AREA0_PAIR_B_BAD_BITS_LEN 4
15740 /* Checksum of data after logical OR of pairs in area 0 */
15741 #define MC_CMD_FUSE_DIAGS_OUT_AREA0_CHECKSUM_OFST 12
15742 #define MC_CMD_FUSE_DIAGS_OUT_AREA0_CHECKSUM_LEN 4
15743 /* Total number of mismatched bits between pairs in area 1 */
15744 #define MC_CMD_FUSE_DIAGS_OUT_AREA1_MISMATCH_BITS_OFST 16
15745 #define MC_CMD_FUSE_DIAGS_OUT_AREA1_MISMATCH_BITS_LEN 4
15746 /* Total number of unexpectedly clear (set in B but not A) bits in area 1 */
15747 #define MC_CMD_FUSE_DIAGS_OUT_AREA1_PAIR_A_BAD_BITS_OFST 20
15748 #define MC_CMD_FUSE_DIAGS_OUT_AREA1_PAIR_A_BAD_BITS_LEN 4
15749 /* Total number of unexpectedly clear (set in A but not B) bits in area 1 */
15750 #define MC_CMD_FUSE_DIAGS_OUT_AREA1_PAIR_B_BAD_BITS_OFST 24
15751 #define MC_CMD_FUSE_DIAGS_OUT_AREA1_PAIR_B_BAD_BITS_LEN 4
15752 /* Checksum of data after logical OR of pairs in area 1 */
15753 #define MC_CMD_FUSE_DIAGS_OUT_AREA1_CHECKSUM_OFST 28
15754 #define MC_CMD_FUSE_DIAGS_OUT_AREA1_CHECKSUM_LEN 4
15755 /* Total number of mismatched bits between pairs in area 2 */
15756 #define MC_CMD_FUSE_DIAGS_OUT_AREA2_MISMATCH_BITS_OFST 32
15757 #define MC_CMD_FUSE_DIAGS_OUT_AREA2_MISMATCH_BITS_LEN 4
15758 /* Total number of unexpectedly clear (set in B but not A) bits in area 2 */
15759 #define MC_CMD_FUSE_DIAGS_OUT_AREA2_PAIR_A_BAD_BITS_OFST 36
15760 #define MC_CMD_FUSE_DIAGS_OUT_AREA2_PAIR_A_BAD_BITS_LEN 4
15761 /* Total number of unexpectedly clear (set in A but not B) bits in area 2 */
15762 #define MC_CMD_FUSE_DIAGS_OUT_AREA2_PAIR_B_BAD_BITS_OFST 40
15763 #define MC_CMD_FUSE_DIAGS_OUT_AREA2_PAIR_B_BAD_BITS_LEN 4
15764 /* Checksum of data after logical OR of pairs in area 2 */
15765 #define MC_CMD_FUSE_DIAGS_OUT_AREA2_CHECKSUM_OFST 44
15766 #define MC_CMD_FUSE_DIAGS_OUT_AREA2_CHECKSUM_LEN 4
15767
15768
15769 /***********************************/
15770 /* MC_CMD_PRIVILEGE_MODIFY
15771  * Modify the privileges of a set of PCIe functions. Note that this operation
15772  * only effects non-admin functions unless the admin privilege itself is
15773  * included in one of the masks provided.
15774  */
15775 #define MC_CMD_PRIVILEGE_MODIFY 0x60
15776 #undef  MC_CMD_0x60_PRIVILEGE_CTG
15777
15778 #define MC_CMD_0x60_PRIVILEGE_CTG SRIOV_CTG_ADMIN
15779
15780 /* MC_CMD_PRIVILEGE_MODIFY_IN msgrequest */
15781 #define MC_CMD_PRIVILEGE_MODIFY_IN_LEN 16
15782 /* The groups of functions to have their privilege masks modified. */
15783 #define MC_CMD_PRIVILEGE_MODIFY_IN_FN_GROUP_OFST 0
15784 #define MC_CMD_PRIVILEGE_MODIFY_IN_FN_GROUP_LEN 4
15785 #define MC_CMD_PRIVILEGE_MODIFY_IN_NONE 0x0 /* enum */
15786 #define MC_CMD_PRIVILEGE_MODIFY_IN_ALL 0x1 /* enum */
15787 #define MC_CMD_PRIVILEGE_MODIFY_IN_PFS_ONLY 0x2 /* enum */
15788 #define MC_CMD_PRIVILEGE_MODIFY_IN_VFS_ONLY 0x3 /* enum */
15789 #define MC_CMD_PRIVILEGE_MODIFY_IN_VFS_OF_PF 0x4 /* enum */
15790 #define MC_CMD_PRIVILEGE_MODIFY_IN_ONE 0x5 /* enum */
15791 /* For VFS_OF_PF specify the PF, for ONE specify the target function */
15792 #define MC_CMD_PRIVILEGE_MODIFY_IN_FUNCTION_OFST 4
15793 #define MC_CMD_PRIVILEGE_MODIFY_IN_FUNCTION_LEN 4
15794 #define MC_CMD_PRIVILEGE_MODIFY_IN_FUNCTION_PF_LBN 0
15795 #define MC_CMD_PRIVILEGE_MODIFY_IN_FUNCTION_PF_WIDTH 16
15796 #define MC_CMD_PRIVILEGE_MODIFY_IN_FUNCTION_VF_LBN 16
15797 #define MC_CMD_PRIVILEGE_MODIFY_IN_FUNCTION_VF_WIDTH 16
15798 /* Privileges to be added to the target functions. For privilege definitions
15799  * refer to the command MC_CMD_PRIVILEGE_MASK
15800  */
15801 #define MC_CMD_PRIVILEGE_MODIFY_IN_ADD_MASK_OFST 8
15802 #define MC_CMD_PRIVILEGE_MODIFY_IN_ADD_MASK_LEN 4
15803 /* Privileges to be removed from the target functions. For privilege
15804  * definitions refer to the command MC_CMD_PRIVILEGE_MASK
15805  */
15806 #define MC_CMD_PRIVILEGE_MODIFY_IN_REMOVE_MASK_OFST 12
15807 #define MC_CMD_PRIVILEGE_MODIFY_IN_REMOVE_MASK_LEN 4
15808
15809 /* MC_CMD_PRIVILEGE_MODIFY_OUT msgresponse */
15810 #define MC_CMD_PRIVILEGE_MODIFY_OUT_LEN 0
15811
15812
15813 /***********************************/
15814 /* MC_CMD_XPM_READ_BYTES
15815  * Read XPM memory
15816  */
15817 #define MC_CMD_XPM_READ_BYTES 0x103
15818 #undef  MC_CMD_0x103_PRIVILEGE_CTG
15819
15820 #define MC_CMD_0x103_PRIVILEGE_CTG SRIOV_CTG_ADMIN
15821
15822 /* MC_CMD_XPM_READ_BYTES_IN msgrequest */
15823 #define MC_CMD_XPM_READ_BYTES_IN_LEN 8
15824 /* Start address (byte) */
15825 #define MC_CMD_XPM_READ_BYTES_IN_ADDR_OFST 0
15826 #define MC_CMD_XPM_READ_BYTES_IN_ADDR_LEN 4
15827 /* Count (bytes) */
15828 #define MC_CMD_XPM_READ_BYTES_IN_COUNT_OFST 4
15829 #define MC_CMD_XPM_READ_BYTES_IN_COUNT_LEN 4
15830
15831 /* MC_CMD_XPM_READ_BYTES_OUT msgresponse */
15832 #define MC_CMD_XPM_READ_BYTES_OUT_LENMIN 0
15833 #define MC_CMD_XPM_READ_BYTES_OUT_LENMAX 252
15834 #define MC_CMD_XPM_READ_BYTES_OUT_LENMAX_MCDI2 1020
15835 #define MC_CMD_XPM_READ_BYTES_OUT_LEN(num) (0+1*(num))
15836 /* Data */
15837 #define MC_CMD_XPM_READ_BYTES_OUT_DATA_OFST 0
15838 #define MC_CMD_XPM_READ_BYTES_OUT_DATA_LEN 1
15839 #define MC_CMD_XPM_READ_BYTES_OUT_DATA_MINNUM 0
15840 #define MC_CMD_XPM_READ_BYTES_OUT_DATA_MAXNUM 252
15841 #define MC_CMD_XPM_READ_BYTES_OUT_DATA_MAXNUM_MCDI2 1020
15842
15843
15844 /***********************************/
15845 /* MC_CMD_XPM_WRITE_BYTES
15846  * Write XPM memory
15847  */
15848 #define MC_CMD_XPM_WRITE_BYTES 0x104
15849 #undef  MC_CMD_0x104_PRIVILEGE_CTG
15850
15851 #define MC_CMD_0x104_PRIVILEGE_CTG SRIOV_CTG_INSECURE
15852
15853 /* MC_CMD_XPM_WRITE_BYTES_IN msgrequest */
15854 #define MC_CMD_XPM_WRITE_BYTES_IN_LENMIN 8
15855 #define MC_CMD_XPM_WRITE_BYTES_IN_LENMAX 252
15856 #define MC_CMD_XPM_WRITE_BYTES_IN_LENMAX_MCDI2 1020
15857 #define MC_CMD_XPM_WRITE_BYTES_IN_LEN(num) (8+1*(num))
15858 /* Start address (byte) */
15859 #define MC_CMD_XPM_WRITE_BYTES_IN_ADDR_OFST 0
15860 #define MC_CMD_XPM_WRITE_BYTES_IN_ADDR_LEN 4
15861 /* Count (bytes) */
15862 #define MC_CMD_XPM_WRITE_BYTES_IN_COUNT_OFST 4
15863 #define MC_CMD_XPM_WRITE_BYTES_IN_COUNT_LEN 4
15864 /* Data */
15865 #define MC_CMD_XPM_WRITE_BYTES_IN_DATA_OFST 8
15866 #define MC_CMD_XPM_WRITE_BYTES_IN_DATA_LEN 1
15867 #define MC_CMD_XPM_WRITE_BYTES_IN_DATA_MINNUM 0
15868 #define MC_CMD_XPM_WRITE_BYTES_IN_DATA_MAXNUM 244
15869 #define MC_CMD_XPM_WRITE_BYTES_IN_DATA_MAXNUM_MCDI2 1012
15870
15871 /* MC_CMD_XPM_WRITE_BYTES_OUT msgresponse */
15872 #define MC_CMD_XPM_WRITE_BYTES_OUT_LEN 0
15873
15874
15875 /***********************************/
15876 /* MC_CMD_XPM_READ_SECTOR
15877  * Read XPM sector
15878  */
15879 #define MC_CMD_XPM_READ_SECTOR 0x105
15880 #undef  MC_CMD_0x105_PRIVILEGE_CTG
15881
15882 #define MC_CMD_0x105_PRIVILEGE_CTG SRIOV_CTG_INSECURE
15883
15884 /* MC_CMD_XPM_READ_SECTOR_IN msgrequest */
15885 #define MC_CMD_XPM_READ_SECTOR_IN_LEN 8
15886 /* Sector index */
15887 #define MC_CMD_XPM_READ_SECTOR_IN_INDEX_OFST 0
15888 #define MC_CMD_XPM_READ_SECTOR_IN_INDEX_LEN 4
15889 /* Sector size */
15890 #define MC_CMD_XPM_READ_SECTOR_IN_SIZE_OFST 4
15891 #define MC_CMD_XPM_READ_SECTOR_IN_SIZE_LEN 4
15892
15893 /* MC_CMD_XPM_READ_SECTOR_OUT msgresponse */
15894 #define MC_CMD_XPM_READ_SECTOR_OUT_LENMIN 4
15895 #define MC_CMD_XPM_READ_SECTOR_OUT_LENMAX 36
15896 #define MC_CMD_XPM_READ_SECTOR_OUT_LENMAX_MCDI2 36
15897 #define MC_CMD_XPM_READ_SECTOR_OUT_LEN(num) (4+1*(num))
15898 /* Sector type */
15899 #define MC_CMD_XPM_READ_SECTOR_OUT_TYPE_OFST 0
15900 #define MC_CMD_XPM_READ_SECTOR_OUT_TYPE_LEN 4
15901 #define MC_CMD_XPM_READ_SECTOR_OUT_BLANK 0x0 /* enum */
15902 #define MC_CMD_XPM_READ_SECTOR_OUT_CRYPTO_KEY_128 0x1 /* enum */
15903 #define MC_CMD_XPM_READ_SECTOR_OUT_CRYPTO_KEY_256 0x2 /* enum */
15904 #define MC_CMD_XPM_READ_SECTOR_OUT_CRYPTO_DATA 0x3 /* enum */
15905 #define MC_CMD_XPM_READ_SECTOR_OUT_INVALID 0xff /* enum */
15906 /* Sector data */
15907 #define MC_CMD_XPM_READ_SECTOR_OUT_DATA_OFST 4
15908 #define MC_CMD_XPM_READ_SECTOR_OUT_DATA_LEN 1
15909 #define MC_CMD_XPM_READ_SECTOR_OUT_DATA_MINNUM 0
15910 #define MC_CMD_XPM_READ_SECTOR_OUT_DATA_MAXNUM 32
15911 #define MC_CMD_XPM_READ_SECTOR_OUT_DATA_MAXNUM_MCDI2 32
15912
15913
15914 /***********************************/
15915 /* MC_CMD_XPM_WRITE_SECTOR
15916  * Write XPM sector
15917  */
15918 #define MC_CMD_XPM_WRITE_SECTOR 0x106
15919 #undef  MC_CMD_0x106_PRIVILEGE_CTG
15920
15921 #define MC_CMD_0x106_PRIVILEGE_CTG SRIOV_CTG_INSECURE
15922
15923 /* MC_CMD_XPM_WRITE_SECTOR_IN msgrequest */
15924 #define MC_CMD_XPM_WRITE_SECTOR_IN_LENMIN 12
15925 #define MC_CMD_XPM_WRITE_SECTOR_IN_LENMAX 44
15926 #define MC_CMD_XPM_WRITE_SECTOR_IN_LENMAX_MCDI2 44
15927 #define MC_CMD_XPM_WRITE_SECTOR_IN_LEN(num) (12+1*(num))
15928 /* If writing fails due to an uncorrectable error, try up to RETRIES following
15929  * sectors (or until no more space available). If 0, only one write attempt is
15930  * made. Note that uncorrectable errors are unlikely, thanks to XPM self-repair
15931  * mechanism.
15932  */
15933 #define MC_CMD_XPM_WRITE_SECTOR_IN_RETRIES_OFST 0
15934 #define MC_CMD_XPM_WRITE_SECTOR_IN_RETRIES_LEN 1
15935 #define MC_CMD_XPM_WRITE_SECTOR_IN_RESERVED_OFST 1
15936 #define MC_CMD_XPM_WRITE_SECTOR_IN_RESERVED_LEN 3
15937 /* Sector type */
15938 #define MC_CMD_XPM_WRITE_SECTOR_IN_TYPE_OFST 4
15939 #define MC_CMD_XPM_WRITE_SECTOR_IN_TYPE_LEN 4
15940 /*            Enum values, see field(s): */
15941 /*               MC_CMD_XPM_READ_SECTOR/MC_CMD_XPM_READ_SECTOR_OUT/TYPE */
15942 /* Sector size */
15943 #define MC_CMD_XPM_WRITE_SECTOR_IN_SIZE_OFST 8
15944 #define MC_CMD_XPM_WRITE_SECTOR_IN_SIZE_LEN 4
15945 /* Sector data */
15946 #define MC_CMD_XPM_WRITE_SECTOR_IN_DATA_OFST 12
15947 #define MC_CMD_XPM_WRITE_SECTOR_IN_DATA_LEN 1
15948 #define MC_CMD_XPM_WRITE_SECTOR_IN_DATA_MINNUM 0
15949 #define MC_CMD_XPM_WRITE_SECTOR_IN_DATA_MAXNUM 32
15950 #define MC_CMD_XPM_WRITE_SECTOR_IN_DATA_MAXNUM_MCDI2 32
15951
15952 /* MC_CMD_XPM_WRITE_SECTOR_OUT msgresponse */
15953 #define MC_CMD_XPM_WRITE_SECTOR_OUT_LEN 4
15954 /* New sector index */
15955 #define MC_CMD_XPM_WRITE_SECTOR_OUT_INDEX_OFST 0
15956 #define MC_CMD_XPM_WRITE_SECTOR_OUT_INDEX_LEN 4
15957
15958
15959 /***********************************/
15960 /* MC_CMD_XPM_INVALIDATE_SECTOR
15961  * Invalidate XPM sector
15962  */
15963 #define MC_CMD_XPM_INVALIDATE_SECTOR 0x107
15964 #undef  MC_CMD_0x107_PRIVILEGE_CTG
15965
15966 #define MC_CMD_0x107_PRIVILEGE_CTG SRIOV_CTG_INSECURE
15967
15968 /* MC_CMD_XPM_INVALIDATE_SECTOR_IN msgrequest */
15969 #define MC_CMD_XPM_INVALIDATE_SECTOR_IN_LEN 4
15970 /* Sector index */
15971 #define MC_CMD_XPM_INVALIDATE_SECTOR_IN_INDEX_OFST 0
15972 #define MC_CMD_XPM_INVALIDATE_SECTOR_IN_INDEX_LEN 4
15973
15974 /* MC_CMD_XPM_INVALIDATE_SECTOR_OUT msgresponse */
15975 #define MC_CMD_XPM_INVALIDATE_SECTOR_OUT_LEN 0
15976
15977
15978 /***********************************/
15979 /* MC_CMD_XPM_BLANK_CHECK
15980  * Blank-check XPM memory and report bad locations
15981  */
15982 #define MC_CMD_XPM_BLANK_CHECK 0x108
15983 #undef  MC_CMD_0x108_PRIVILEGE_CTG
15984
15985 #define MC_CMD_0x108_PRIVILEGE_CTG SRIOV_CTG_INSECURE
15986
15987 /* MC_CMD_XPM_BLANK_CHECK_IN msgrequest */
15988 #define MC_CMD_XPM_BLANK_CHECK_IN_LEN 8
15989 /* Start address (byte) */
15990 #define MC_CMD_XPM_BLANK_CHECK_IN_ADDR_OFST 0
15991 #define MC_CMD_XPM_BLANK_CHECK_IN_ADDR_LEN 4
15992 /* Count (bytes) */
15993 #define MC_CMD_XPM_BLANK_CHECK_IN_COUNT_OFST 4
15994 #define MC_CMD_XPM_BLANK_CHECK_IN_COUNT_LEN 4
15995
15996 /* MC_CMD_XPM_BLANK_CHECK_OUT msgresponse */
15997 #define MC_CMD_XPM_BLANK_CHECK_OUT_LENMIN 4
15998 #define MC_CMD_XPM_BLANK_CHECK_OUT_LENMAX 252
15999 #define MC_CMD_XPM_BLANK_CHECK_OUT_LENMAX_MCDI2 1020
16000 #define MC_CMD_XPM_BLANK_CHECK_OUT_LEN(num) (4+2*(num))
16001 /* Total number of bad (non-blank) locations */
16002 #define MC_CMD_XPM_BLANK_CHECK_OUT_BAD_COUNT_OFST 0
16003 #define MC_CMD_XPM_BLANK_CHECK_OUT_BAD_COUNT_LEN 4
16004 /* Addresses of bad locations (may be less than BAD_COUNT, if all cannot fit
16005  * into MCDI response)
16006  */
16007 #define MC_CMD_XPM_BLANK_CHECK_OUT_BAD_ADDR_OFST 4
16008 #define MC_CMD_XPM_BLANK_CHECK_OUT_BAD_ADDR_LEN 2
16009 #define MC_CMD_XPM_BLANK_CHECK_OUT_BAD_ADDR_MINNUM 0
16010 #define MC_CMD_XPM_BLANK_CHECK_OUT_BAD_ADDR_MAXNUM 124
16011 #define MC_CMD_XPM_BLANK_CHECK_OUT_BAD_ADDR_MAXNUM_MCDI2 508
16012
16013
16014 /***********************************/
16015 /* MC_CMD_XPM_REPAIR
16016  * Blank-check and repair XPM memory
16017  */
16018 #define MC_CMD_XPM_REPAIR 0x109
16019 #undef  MC_CMD_0x109_PRIVILEGE_CTG
16020
16021 #define MC_CMD_0x109_PRIVILEGE_CTG SRIOV_CTG_INSECURE
16022
16023 /* MC_CMD_XPM_REPAIR_IN msgrequest */
16024 #define MC_CMD_XPM_REPAIR_IN_LEN 8
16025 /* Start address (byte) */
16026 #define MC_CMD_XPM_REPAIR_IN_ADDR_OFST 0
16027 #define MC_CMD_XPM_REPAIR_IN_ADDR_LEN 4
16028 /* Count (bytes) */
16029 #define MC_CMD_XPM_REPAIR_IN_COUNT_OFST 4
16030 #define MC_CMD_XPM_REPAIR_IN_COUNT_LEN 4
16031
16032 /* MC_CMD_XPM_REPAIR_OUT msgresponse */
16033 #define MC_CMD_XPM_REPAIR_OUT_LEN 0
16034
16035
16036 /***********************************/
16037 /* MC_CMD_XPM_DECODER_TEST
16038  * Test XPM memory address decoders for gross manufacturing defects. Can only
16039  * be performed on an unprogrammed part.
16040  */
16041 #define MC_CMD_XPM_DECODER_TEST 0x10a
16042 #undef  MC_CMD_0x10a_PRIVILEGE_CTG
16043
16044 #define MC_CMD_0x10a_PRIVILEGE_CTG SRIOV_CTG_INSECURE
16045
16046 /* MC_CMD_XPM_DECODER_TEST_IN msgrequest */
16047 #define MC_CMD_XPM_DECODER_TEST_IN_LEN 0
16048
16049 /* MC_CMD_XPM_DECODER_TEST_OUT msgresponse */
16050 #define MC_CMD_XPM_DECODER_TEST_OUT_LEN 0
16051
16052
16053 /***********************************/
16054 /* MC_CMD_XPM_WRITE_TEST
16055  * XPM memory write test. Test XPM write logic for gross manufacturing defects
16056  * by writing to a dedicated test row. There are 16 locations in the test row
16057  * and the test can only be performed on locations that have not been
16058  * previously used (i.e. can be run at most 16 times). The test will pick the
16059  * first available location to use, or fail with ENOSPC if none left.
16060  */
16061 #define MC_CMD_XPM_WRITE_TEST 0x10b
16062 #undef  MC_CMD_0x10b_PRIVILEGE_CTG
16063
16064 #define MC_CMD_0x10b_PRIVILEGE_CTG SRIOV_CTG_INSECURE
16065
16066 /* MC_CMD_XPM_WRITE_TEST_IN msgrequest */
16067 #define MC_CMD_XPM_WRITE_TEST_IN_LEN 0
16068
16069 /* MC_CMD_XPM_WRITE_TEST_OUT msgresponse */
16070 #define MC_CMD_XPM_WRITE_TEST_OUT_LEN 0
16071
16072
16073 /***********************************/
16074 /* MC_CMD_EXEC_SIGNED
16075  * Check the CMAC of the contents of IMEM and DMEM against the value supplied
16076  * and if correct begin execution from the start of IMEM. The caller supplies a
16077  * key ID, the length of IMEM and DMEM to validate and the expected CMAC. CMAC
16078  * computation runs from the start of IMEM, and from the start of DMEM + 16k,
16079  * to match flash booting. The command will respond with EINVAL if the CMAC
16080  * does match, otherwise it will respond with success before it jumps to IMEM.
16081  */
16082 #define MC_CMD_EXEC_SIGNED 0x10c
16083 #undef  MC_CMD_0x10c_PRIVILEGE_CTG
16084
16085 #define MC_CMD_0x10c_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
16086
16087 /* MC_CMD_EXEC_SIGNED_IN msgrequest */
16088 #define MC_CMD_EXEC_SIGNED_IN_LEN 28
16089 /* the length of code to include in the CMAC */
16090 #define MC_CMD_EXEC_SIGNED_IN_CODELEN_OFST 0
16091 #define MC_CMD_EXEC_SIGNED_IN_CODELEN_LEN 4
16092 /* the length of date to include in the CMAC */
16093 #define MC_CMD_EXEC_SIGNED_IN_DATALEN_OFST 4
16094 #define MC_CMD_EXEC_SIGNED_IN_DATALEN_LEN 4
16095 /* the XPM sector containing the key to use */
16096 #define MC_CMD_EXEC_SIGNED_IN_KEYSECTOR_OFST 8
16097 #define MC_CMD_EXEC_SIGNED_IN_KEYSECTOR_LEN 4
16098 /* the expected CMAC value */
16099 #define MC_CMD_EXEC_SIGNED_IN_CMAC_OFST 12
16100 #define MC_CMD_EXEC_SIGNED_IN_CMAC_LEN 16
16101
16102 /* MC_CMD_EXEC_SIGNED_OUT msgresponse */
16103 #define MC_CMD_EXEC_SIGNED_OUT_LEN 0
16104
16105
16106 /***********************************/
16107 /* MC_CMD_PREPARE_SIGNED
16108  * Prepare to upload a signed image. This will scrub the specified length of
16109  * the data region, which must be at least as large as the DATALEN supplied to
16110  * MC_CMD_EXEC_SIGNED.
16111  */
16112 #define MC_CMD_PREPARE_SIGNED 0x10d
16113 #undef  MC_CMD_0x10d_PRIVILEGE_CTG
16114
16115 #define MC_CMD_0x10d_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
16116
16117 /* MC_CMD_PREPARE_SIGNED_IN msgrequest */
16118 #define MC_CMD_PREPARE_SIGNED_IN_LEN 4
16119 /* the length of data area to clear */
16120 #define MC_CMD_PREPARE_SIGNED_IN_DATALEN_OFST 0
16121 #define MC_CMD_PREPARE_SIGNED_IN_DATALEN_LEN 4
16122
16123 /* MC_CMD_PREPARE_SIGNED_OUT msgresponse */
16124 #define MC_CMD_PREPARE_SIGNED_OUT_LEN 0
16125
16126
16127 /***********************************/
16128 /* MC_CMD_SET_SECURITY_RULE
16129  * Set blacklist and/or whitelist action for a particular match criteria.
16130  * (Medford-only; for use by SolarSecure apps, not directly by drivers. See
16131  * SF-114946-SW.) NOTE - this message definition is provisional. It has not yet
16132  * been used in any released code and may change during development. This note
16133  * will be removed once it is regarded as stable.
16134  */
16135 #define MC_CMD_SET_SECURITY_RULE 0x10f
16136 #undef  MC_CMD_0x10f_PRIVILEGE_CTG
16137
16138 #define MC_CMD_0x10f_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
16139
16140 /* MC_CMD_SET_SECURITY_RULE_IN msgrequest */
16141 #define MC_CMD_SET_SECURITY_RULE_IN_LEN 92
16142 /* fields to include in match criteria */
16143 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_FIELDS_OFST 0
16144 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_FIELDS_LEN 4
16145 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_REMOTE_IP_LBN 0
16146 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_REMOTE_IP_WIDTH 1
16147 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_LOCAL_IP_LBN 1
16148 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_LOCAL_IP_WIDTH 1
16149 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_REMOTE_MAC_LBN 2
16150 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_REMOTE_MAC_WIDTH 1
16151 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_REMOTE_PORT_LBN 3
16152 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_REMOTE_PORT_WIDTH 1
16153 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_LOCAL_MAC_LBN 4
16154 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_LOCAL_MAC_WIDTH 1
16155 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_LOCAL_PORT_LBN 5
16156 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_LOCAL_PORT_WIDTH 1
16157 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_ETHER_TYPE_LBN 6
16158 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_ETHER_TYPE_WIDTH 1
16159 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_INNER_VLAN_LBN 7
16160 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_INNER_VLAN_WIDTH 1
16161 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_OUTER_VLAN_LBN 8
16162 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_OUTER_VLAN_WIDTH 1
16163 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_IP_PROTO_LBN 9
16164 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_IP_PROTO_WIDTH 1
16165 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_PHYSICAL_PORT_LBN 10
16166 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_PHYSICAL_PORT_WIDTH 1
16167 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_RESERVED_LBN 11
16168 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_RESERVED_WIDTH 1
16169 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_REMOTE_SUBNET_ID_LBN 12
16170 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_REMOTE_SUBNET_ID_WIDTH 1
16171 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_REMOTE_PORTRANGE_ID_LBN 13
16172 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_REMOTE_PORTRANGE_ID_WIDTH 1
16173 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_LOCAL_PORTRANGE_ID_LBN 14
16174 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_LOCAL_PORTRANGE_ID_WIDTH 1
16175 /* remote MAC address to match (as bytes in network order) */
16176 #define MC_CMD_SET_SECURITY_RULE_IN_REMOTE_MAC_OFST 4
16177 #define MC_CMD_SET_SECURITY_RULE_IN_REMOTE_MAC_LEN 6
16178 /* remote port to match (as bytes in network order) */
16179 #define MC_CMD_SET_SECURITY_RULE_IN_REMOTE_PORT_OFST 10
16180 #define MC_CMD_SET_SECURITY_RULE_IN_REMOTE_PORT_LEN 2
16181 /* local MAC address to match (as bytes in network order) */
16182 #define MC_CMD_SET_SECURITY_RULE_IN_LOCAL_MAC_OFST 12
16183 #define MC_CMD_SET_SECURITY_RULE_IN_LOCAL_MAC_LEN 6
16184 /* local port to match (as bytes in network order) */
16185 #define MC_CMD_SET_SECURITY_RULE_IN_LOCAL_PORT_OFST 18
16186 #define MC_CMD_SET_SECURITY_RULE_IN_LOCAL_PORT_LEN 2
16187 /* Ethernet type to match (as bytes in network order) */
16188 #define MC_CMD_SET_SECURITY_RULE_IN_ETHER_TYPE_OFST 20
16189 #define MC_CMD_SET_SECURITY_RULE_IN_ETHER_TYPE_LEN 2
16190 /* Inner VLAN tag to match (as bytes in network order) */
16191 #define MC_CMD_SET_SECURITY_RULE_IN_INNER_VLAN_OFST 22
16192 #define MC_CMD_SET_SECURITY_RULE_IN_INNER_VLAN_LEN 2
16193 /* Outer VLAN tag to match (as bytes in network order) */
16194 #define MC_CMD_SET_SECURITY_RULE_IN_OUTER_VLAN_OFST 24
16195 #define MC_CMD_SET_SECURITY_RULE_IN_OUTER_VLAN_LEN 2
16196 /* IP protocol to match (in low byte; set high byte to 0) */
16197 #define MC_CMD_SET_SECURITY_RULE_IN_IP_PROTO_OFST 26
16198 #define MC_CMD_SET_SECURITY_RULE_IN_IP_PROTO_LEN 2
16199 /* Physical port to match (as little-endian 32-bit value) */
16200 #define MC_CMD_SET_SECURITY_RULE_IN_PHYSICAL_PORT_OFST 28
16201 #define MC_CMD_SET_SECURITY_RULE_IN_PHYSICAL_PORT_LEN 4
16202 /* Reserved; set to 0 */
16203 #define MC_CMD_SET_SECURITY_RULE_IN_RESERVED_OFST 32
16204 #define MC_CMD_SET_SECURITY_RULE_IN_RESERVED_LEN 4
16205 /* remote IP address to match (as bytes in network order; set last 12 bytes to
16206  * 0 for IPv4 address)
16207  */
16208 #define MC_CMD_SET_SECURITY_RULE_IN_REMOTE_IP_OFST 36
16209 #define MC_CMD_SET_SECURITY_RULE_IN_REMOTE_IP_LEN 16
16210 /* local IP address to match (as bytes in network order; set last 12 bytes to 0
16211  * for IPv4 address)
16212  */
16213 #define MC_CMD_SET_SECURITY_RULE_IN_LOCAL_IP_OFST 52
16214 #define MC_CMD_SET_SECURITY_RULE_IN_LOCAL_IP_LEN 16
16215 /* remote subnet ID to match (as little-endian 32-bit value); note that remote
16216  * subnets are matched by mapping the remote IP address to a "subnet ID" via a
16217  * data structure which must already have been configured using
16218  * MC_CMD_SUBNET_MAP_SET_NODE appropriately
16219  */
16220 #define MC_CMD_SET_SECURITY_RULE_IN_REMOTE_SUBNET_ID_OFST 68
16221 #define MC_CMD_SET_SECURITY_RULE_IN_REMOTE_SUBNET_ID_LEN 4
16222 /* remote portrange ID to match (as little-endian 32-bit value); note that
16223  * remote port ranges are matched by mapping the remote port to a "portrange
16224  * ID" via a data structure which must already have been configured using
16225  * MC_CMD_REMOTE_PORTRANGE_MAP_SET_TREE
16226  */
16227 #define MC_CMD_SET_SECURITY_RULE_IN_REMOTE_PORTRANGE_ID_OFST 72
16228 #define MC_CMD_SET_SECURITY_RULE_IN_REMOTE_PORTRANGE_ID_LEN 4
16229 /* local portrange ID to match (as little-endian 32-bit value); note that local
16230  * port ranges are matched by mapping the local port to a "portrange ID" via a
16231  * data structure which must already have been configured using
16232  * MC_CMD_LOCAL_PORTRANGE_MAP_SET_TREE
16233  */
16234 #define MC_CMD_SET_SECURITY_RULE_IN_LOCAL_PORTRANGE_ID_OFST 76
16235 #define MC_CMD_SET_SECURITY_RULE_IN_LOCAL_PORTRANGE_ID_LEN 4
16236 /* set the action for transmitted packets matching this rule */
16237 #define MC_CMD_SET_SECURITY_RULE_IN_TX_ACTION_OFST 80
16238 #define MC_CMD_SET_SECURITY_RULE_IN_TX_ACTION_LEN 4
16239 /* enum: make no decision */
16240 #define MC_CMD_SET_SECURITY_RULE_IN_TX_ACTION_NONE 0x0
16241 /* enum: decide to accept the packet */
16242 #define MC_CMD_SET_SECURITY_RULE_IN_TX_ACTION_WHITELIST 0x1
16243 /* enum: decide to drop the packet */
16244 #define MC_CMD_SET_SECURITY_RULE_IN_TX_ACTION_BLACKLIST 0x2
16245 /* enum: inform the TSA controller about some sample of packets matching this
16246  * rule (via MC_CMD_TSA_INFO_IN_PKT_SAMPLE messages); may be bitwise-ORed with
16247  * either the WHITELIST or BLACKLIST action
16248  */
16249 #define MC_CMD_SET_SECURITY_RULE_IN_TX_ACTION_SAMPLE 0x4
16250 /* enum: do not change the current TX action */
16251 #define MC_CMD_SET_SECURITY_RULE_IN_TX_ACTION_UNCHANGED 0xffffffff
16252 /* set the action for received packets matching this rule */
16253 #define MC_CMD_SET_SECURITY_RULE_IN_RX_ACTION_OFST 84
16254 #define MC_CMD_SET_SECURITY_RULE_IN_RX_ACTION_LEN 4
16255 /* enum: make no decision */
16256 #define MC_CMD_SET_SECURITY_RULE_IN_RX_ACTION_NONE 0x0
16257 /* enum: decide to accept the packet */
16258 #define MC_CMD_SET_SECURITY_RULE_IN_RX_ACTION_WHITELIST 0x1
16259 /* enum: decide to drop the packet */
16260 #define MC_CMD_SET_SECURITY_RULE_IN_RX_ACTION_BLACKLIST 0x2
16261 /* enum: inform the TSA controller about some sample of packets matching this
16262  * rule (via MC_CMD_TSA_INFO_IN_PKT_SAMPLE messages); may be bitwise-ORed with
16263  * either the WHITELIST or BLACKLIST action
16264  */
16265 #define MC_CMD_SET_SECURITY_RULE_IN_RX_ACTION_SAMPLE 0x4
16266 /* enum: do not change the current RX action */
16267 #define MC_CMD_SET_SECURITY_RULE_IN_RX_ACTION_UNCHANGED 0xffffffff
16268 /* counter ID to associate with this rule; IDs are allocated using
16269  * MC_CMD_SECURITY_RULE_COUNTER_ALLOC
16270  */
16271 #define MC_CMD_SET_SECURITY_RULE_IN_COUNTER_ID_OFST 88
16272 #define MC_CMD_SET_SECURITY_RULE_IN_COUNTER_ID_LEN 4
16273 /* enum: special value for the null counter ID */
16274 #define MC_CMD_SET_SECURITY_RULE_IN_COUNTER_ID_NONE 0x0
16275 /* enum: special value to tell the MC to allocate an available counter */
16276 #define MC_CMD_SET_SECURITY_RULE_IN_COUNTER_ID_SW_AUTO 0xeeeeeeee
16277 /* enum: special value to request use of hardware counter (Medford2 only) */
16278 #define MC_CMD_SET_SECURITY_RULE_IN_COUNTER_ID_HW 0xffffffff
16279
16280 /* MC_CMD_SET_SECURITY_RULE_OUT msgresponse */
16281 #define MC_CMD_SET_SECURITY_RULE_OUT_LEN 32
16282 /* new reference count for uses of counter ID */
16283 #define MC_CMD_SET_SECURITY_RULE_OUT_COUNTER_REFCNT_OFST 0
16284 #define MC_CMD_SET_SECURITY_RULE_OUT_COUNTER_REFCNT_LEN 4
16285 /* constructed match bits for this rule (as a tracing aid only) */
16286 #define MC_CMD_SET_SECURITY_RULE_OUT_LUE_MATCH_BITS_OFST 4
16287 #define MC_CMD_SET_SECURITY_RULE_OUT_LUE_MATCH_BITS_LEN 12
16288 /* constructed discriminator bits for this rule (as a tracing aid only) */
16289 #define MC_CMD_SET_SECURITY_RULE_OUT_LUE_DISCRIMINATOR_OFST 16
16290 #define MC_CMD_SET_SECURITY_RULE_OUT_LUE_DISCRIMINATOR_LEN 4
16291 /* base location for probes for this rule (as a tracing aid only) */
16292 #define MC_CMD_SET_SECURITY_RULE_OUT_LUE_PROBE_BASE_OFST 20
16293 #define MC_CMD_SET_SECURITY_RULE_OUT_LUE_PROBE_BASE_LEN 4
16294 /* step for probes for this rule (as a tracing aid only) */
16295 #define MC_CMD_SET_SECURITY_RULE_OUT_LUE_PROBE_STEP_OFST 24
16296 #define MC_CMD_SET_SECURITY_RULE_OUT_LUE_PROBE_STEP_LEN 4
16297 /* ID for reading back the counter */
16298 #define MC_CMD_SET_SECURITY_RULE_OUT_COUNTER_ID_OFST 28
16299 #define MC_CMD_SET_SECURITY_RULE_OUT_COUNTER_ID_LEN 4
16300
16301
16302 /***********************************/
16303 /* MC_CMD_RESET_SECURITY_RULES
16304  * Reset all blacklist and whitelist actions for a particular physical port, or
16305  * all ports. (Medford-only; for use by SolarSecure apps, not directly by
16306  * drivers. See SF-114946-SW.) NOTE - this message definition is provisional.
16307  * It has not yet been used in any released code and may change during
16308  * development. This note will be removed once it is regarded as stable.
16309  */
16310 #define MC_CMD_RESET_SECURITY_RULES 0x110
16311 #undef  MC_CMD_0x110_PRIVILEGE_CTG
16312
16313 #define MC_CMD_0x110_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
16314
16315 /* MC_CMD_RESET_SECURITY_RULES_IN msgrequest */
16316 #define MC_CMD_RESET_SECURITY_RULES_IN_LEN 4
16317 /* index of physical port to reset (or ALL_PHYSICAL_PORTS to reset all) */
16318 #define MC_CMD_RESET_SECURITY_RULES_IN_PHYSICAL_PORT_OFST 0
16319 #define MC_CMD_RESET_SECURITY_RULES_IN_PHYSICAL_PORT_LEN 4
16320 /* enum: special value to reset all physical ports */
16321 #define MC_CMD_RESET_SECURITY_RULES_IN_ALL_PHYSICAL_PORTS 0xffffffff
16322
16323 /* MC_CMD_RESET_SECURITY_RULES_OUT msgresponse */
16324 #define MC_CMD_RESET_SECURITY_RULES_OUT_LEN 0
16325
16326
16327 /***********************************/
16328 /* MC_CMD_GET_SECURITY_RULESET_VERSION
16329  * Return a large hash value representing a "version" of the complete set of
16330  * currently active blacklist / whitelist rules and associated data structures.
16331  * (Medford-only; for use by SolarSecure apps, not directly by drivers. See
16332  * SF-114946-SW.) NOTE - this message definition is provisional. It has not yet
16333  * been used in any released code and may change during development. This note
16334  * will be removed once it is regarded as stable.
16335  */
16336 #define MC_CMD_GET_SECURITY_RULESET_VERSION 0x111
16337 #undef  MC_CMD_0x111_PRIVILEGE_CTG
16338
16339 #define MC_CMD_0x111_PRIVILEGE_CTG SRIOV_CTG_ADMIN
16340
16341 /* MC_CMD_GET_SECURITY_RULESET_VERSION_IN msgrequest */
16342 #define MC_CMD_GET_SECURITY_RULESET_VERSION_IN_LEN 0
16343
16344 /* MC_CMD_GET_SECURITY_RULESET_VERSION_OUT msgresponse */
16345 #define MC_CMD_GET_SECURITY_RULESET_VERSION_OUT_LENMIN 1
16346 #define MC_CMD_GET_SECURITY_RULESET_VERSION_OUT_LENMAX 252
16347 #define MC_CMD_GET_SECURITY_RULESET_VERSION_OUT_LENMAX_MCDI2 1020
16348 #define MC_CMD_GET_SECURITY_RULESET_VERSION_OUT_LEN(num) (0+1*(num))
16349 /* Opaque hash value; length may vary depending on the hash scheme used */
16350 #define MC_CMD_GET_SECURITY_RULESET_VERSION_OUT_VERSION_OFST 0
16351 #define MC_CMD_GET_SECURITY_RULESET_VERSION_OUT_VERSION_LEN 1
16352 #define MC_CMD_GET_SECURITY_RULESET_VERSION_OUT_VERSION_MINNUM 1
16353 #define MC_CMD_GET_SECURITY_RULESET_VERSION_OUT_VERSION_MAXNUM 252
16354 #define MC_CMD_GET_SECURITY_RULESET_VERSION_OUT_VERSION_MAXNUM_MCDI2 1020
16355
16356
16357 /***********************************/
16358 /* MC_CMD_SECURITY_RULE_COUNTER_ALLOC
16359  * Allocate counters for use with blacklist / whitelist rules. (Medford-only;
16360  * for use by SolarSecure apps, not directly by drivers. See SF-114946-SW.)
16361  * NOTE - this message definition is provisional. It has not yet been used in
16362  * any released code and may change during development. This note will be
16363  * removed once it is regarded as stable.
16364  */
16365 #define MC_CMD_SECURITY_RULE_COUNTER_ALLOC 0x112
16366 #undef  MC_CMD_0x112_PRIVILEGE_CTG
16367
16368 #define MC_CMD_0x112_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
16369
16370 /* MC_CMD_SECURITY_RULE_COUNTER_ALLOC_IN msgrequest */
16371 #define MC_CMD_SECURITY_RULE_COUNTER_ALLOC_IN_LEN 4
16372 /* the number of new counter IDs to request */
16373 #define MC_CMD_SECURITY_RULE_COUNTER_ALLOC_IN_NUM_COUNTERS_OFST 0
16374 #define MC_CMD_SECURITY_RULE_COUNTER_ALLOC_IN_NUM_COUNTERS_LEN 4
16375
16376 /* MC_CMD_SECURITY_RULE_COUNTER_ALLOC_OUT msgresponse */
16377 #define MC_CMD_SECURITY_RULE_COUNTER_ALLOC_OUT_LENMIN 4
16378 #define MC_CMD_SECURITY_RULE_COUNTER_ALLOC_OUT_LENMAX 252
16379 #define MC_CMD_SECURITY_RULE_COUNTER_ALLOC_OUT_LENMAX_MCDI2 1020
16380 #define MC_CMD_SECURITY_RULE_COUNTER_ALLOC_OUT_LEN(num) (4+4*(num))
16381 /* the number of new counter IDs allocated (may be less than the number
16382  * requested if resources are unavailable)
16383  */
16384 #define MC_CMD_SECURITY_RULE_COUNTER_ALLOC_OUT_NUM_COUNTERS_OFST 0
16385 #define MC_CMD_SECURITY_RULE_COUNTER_ALLOC_OUT_NUM_COUNTERS_LEN 4
16386 /* new counter ID(s) */
16387 #define MC_CMD_SECURITY_RULE_COUNTER_ALLOC_OUT_COUNTER_ID_OFST 4
16388 #define MC_CMD_SECURITY_RULE_COUNTER_ALLOC_OUT_COUNTER_ID_LEN 4
16389 #define MC_CMD_SECURITY_RULE_COUNTER_ALLOC_OUT_COUNTER_ID_MINNUM 0
16390 #define MC_CMD_SECURITY_RULE_COUNTER_ALLOC_OUT_COUNTER_ID_MAXNUM 62
16391 #define MC_CMD_SECURITY_RULE_COUNTER_ALLOC_OUT_COUNTER_ID_MAXNUM_MCDI2 254
16392
16393
16394 /***********************************/
16395 /* MC_CMD_SECURITY_RULE_COUNTER_FREE
16396  * Allocate counters for use with blacklist / whitelist rules. (Medford-only;
16397  * for use by SolarSecure apps, not directly by drivers. See SF-114946-SW.)
16398  * NOTE - this message definition is provisional. It has not yet been used in
16399  * any released code and may change during development. This note will be
16400  * removed once it is regarded as stable.
16401  */
16402 #define MC_CMD_SECURITY_RULE_COUNTER_FREE 0x113
16403 #undef  MC_CMD_0x113_PRIVILEGE_CTG
16404
16405 #define MC_CMD_0x113_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
16406
16407 /* MC_CMD_SECURITY_RULE_COUNTER_FREE_IN msgrequest */
16408 #define MC_CMD_SECURITY_RULE_COUNTER_FREE_IN_LENMIN 4
16409 #define MC_CMD_SECURITY_RULE_COUNTER_FREE_IN_LENMAX 252
16410 #define MC_CMD_SECURITY_RULE_COUNTER_FREE_IN_LENMAX_MCDI2 1020
16411 #define MC_CMD_SECURITY_RULE_COUNTER_FREE_IN_LEN(num) (4+4*(num))
16412 /* the number of counter IDs to free */
16413 #define MC_CMD_SECURITY_RULE_COUNTER_FREE_IN_NUM_COUNTERS_OFST 0
16414 #define MC_CMD_SECURITY_RULE_COUNTER_FREE_IN_NUM_COUNTERS_LEN 4
16415 /* the counter ID(s) to free */
16416 #define MC_CMD_SECURITY_RULE_COUNTER_FREE_IN_COUNTER_ID_OFST 4
16417 #define MC_CMD_SECURITY_RULE_COUNTER_FREE_IN_COUNTER_ID_LEN 4
16418 #define MC_CMD_SECURITY_RULE_COUNTER_FREE_IN_COUNTER_ID_MINNUM 0
16419 #define MC_CMD_SECURITY_RULE_COUNTER_FREE_IN_COUNTER_ID_MAXNUM 62
16420 #define MC_CMD_SECURITY_RULE_COUNTER_FREE_IN_COUNTER_ID_MAXNUM_MCDI2 254
16421
16422 /* MC_CMD_SECURITY_RULE_COUNTER_FREE_OUT msgresponse */
16423 #define MC_CMD_SECURITY_RULE_COUNTER_FREE_OUT_LEN 0
16424
16425
16426 /***********************************/
16427 /* MC_CMD_SUBNET_MAP_SET_NODE
16428  * Atomically update a trie node in the map of subnets to subnet IDs. The
16429  * constants in the descriptions of the fields of this message may be retrieved
16430  * by the GET_SECURITY_RULE_INFO op of MC_CMD_GET_PARSER_DISP_INFO. (Medford-
16431  * only; for use by SolarSecure apps, not directly by drivers. See
16432  * SF-114946-SW.) NOTE - this message definition is provisional. It has not yet
16433  * been used in any released code and may change during development. This note
16434  * will be removed once it is regarded as stable.
16435  */
16436 #define MC_CMD_SUBNET_MAP_SET_NODE 0x114
16437 #undef  MC_CMD_0x114_PRIVILEGE_CTG
16438
16439 #define MC_CMD_0x114_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
16440
16441 /* MC_CMD_SUBNET_MAP_SET_NODE_IN msgrequest */
16442 #define MC_CMD_SUBNET_MAP_SET_NODE_IN_LENMIN 6
16443 #define MC_CMD_SUBNET_MAP_SET_NODE_IN_LENMAX 252
16444 #define MC_CMD_SUBNET_MAP_SET_NODE_IN_LENMAX_MCDI2 1020
16445 #define MC_CMD_SUBNET_MAP_SET_NODE_IN_LEN(num) (4+2*(num))
16446 /* node to update in the range 0 .. SUBNET_MAP_NUM_NODES-1 */
16447 #define MC_CMD_SUBNET_MAP_SET_NODE_IN_NODE_ID_OFST 0
16448 #define MC_CMD_SUBNET_MAP_SET_NODE_IN_NODE_ID_LEN 4
16449 /* SUBNET_MAP_NUM_ENTRIES_PER_NODE new entries; each entry is either a pointer
16450  * to the next node, expressed as an offset in the trie memory (i.e. node ID
16451  * multiplied by SUBNET_MAP_NUM_ENTRIES_PER_NODE), or a leaf value in the range
16452  * SUBNET_ID_MIN .. SUBNET_ID_MAX
16453  */
16454 #define MC_CMD_SUBNET_MAP_SET_NODE_IN_ENTRY_OFST 4
16455 #define MC_CMD_SUBNET_MAP_SET_NODE_IN_ENTRY_LEN 2
16456 #define MC_CMD_SUBNET_MAP_SET_NODE_IN_ENTRY_MINNUM 1
16457 #define MC_CMD_SUBNET_MAP_SET_NODE_IN_ENTRY_MAXNUM 124
16458 #define MC_CMD_SUBNET_MAP_SET_NODE_IN_ENTRY_MAXNUM_MCDI2 508
16459
16460 /* MC_CMD_SUBNET_MAP_SET_NODE_OUT msgresponse */
16461 #define MC_CMD_SUBNET_MAP_SET_NODE_OUT_LEN 0
16462
16463 /* PORTRANGE_TREE_ENTRY structuredef */
16464 #define PORTRANGE_TREE_ENTRY_LEN 4
16465 /* key for branch nodes (<= key takes left branch, > key takes right branch),
16466  * or magic value for leaf nodes
16467  */
16468 #define PORTRANGE_TREE_ENTRY_BRANCH_KEY_OFST 0
16469 #define PORTRANGE_TREE_ENTRY_BRANCH_KEY_LEN 2
16470 #define PORTRANGE_TREE_ENTRY_LEAF_NODE_KEY 0xffff /* enum */
16471 #define PORTRANGE_TREE_ENTRY_BRANCH_KEY_LBN 0
16472 #define PORTRANGE_TREE_ENTRY_BRANCH_KEY_WIDTH 16
16473 /* final portrange ID for leaf nodes (don't care for branch nodes) */
16474 #define PORTRANGE_TREE_ENTRY_LEAF_PORTRANGE_ID_OFST 2
16475 #define PORTRANGE_TREE_ENTRY_LEAF_PORTRANGE_ID_LEN 2
16476 #define PORTRANGE_TREE_ENTRY_LEAF_PORTRANGE_ID_LBN 16
16477 #define PORTRANGE_TREE_ENTRY_LEAF_PORTRANGE_ID_WIDTH 16
16478
16479
16480 /***********************************/
16481 /* MC_CMD_REMOTE_PORTRANGE_MAP_SET_TREE
16482  * Atomically update the entire tree mapping remote port ranges to portrange
16483  * IDs. The constants in the descriptions of the fields of this message may be
16484  * retrieved by the GET_SECURITY_RULE_INFO op of MC_CMD_GET_PARSER_DISP_INFO.
16485  * (Medford-only; for use by SolarSecure apps, not directly by drivers. See
16486  * SF-114946-SW.) NOTE - this message definition is provisional. It has not yet
16487  * been used in any released code and may change during development. This note
16488  * will be removed once it is regarded as stable.
16489  */
16490 #define MC_CMD_REMOTE_PORTRANGE_MAP_SET_TREE 0x115
16491 #undef  MC_CMD_0x115_PRIVILEGE_CTG
16492
16493 #define MC_CMD_0x115_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
16494
16495 /* MC_CMD_REMOTE_PORTRANGE_MAP_SET_TREE_IN msgrequest */
16496 #define MC_CMD_REMOTE_PORTRANGE_MAP_SET_TREE_IN_LENMIN 4
16497 #define MC_CMD_REMOTE_PORTRANGE_MAP_SET_TREE_IN_LENMAX 252
16498 #define MC_CMD_REMOTE_PORTRANGE_MAP_SET_TREE_IN_LENMAX_MCDI2 1020
16499 #define MC_CMD_REMOTE_PORTRANGE_MAP_SET_TREE_IN_LEN(num) (0+4*(num))
16500 /* PORTRANGE_TREE_NUM_ENTRIES new entries, each laid out as a
16501  * PORTRANGE_TREE_ENTRY
16502  */
16503 #define MC_CMD_REMOTE_PORTRANGE_MAP_SET_TREE_IN_ENTRIES_OFST 0
16504 #define MC_CMD_REMOTE_PORTRANGE_MAP_SET_TREE_IN_ENTRIES_LEN 4
16505 #define MC_CMD_REMOTE_PORTRANGE_MAP_SET_TREE_IN_ENTRIES_MINNUM 1
16506 #define MC_CMD_REMOTE_PORTRANGE_MAP_SET_TREE_IN_ENTRIES_MAXNUM 63
16507 #define MC_CMD_REMOTE_PORTRANGE_MAP_SET_TREE_IN_ENTRIES_MAXNUM_MCDI2 255
16508
16509 /* MC_CMD_REMOTE_PORTRANGE_MAP_SET_TREE_OUT msgresponse */
16510 #define MC_CMD_REMOTE_PORTRANGE_MAP_SET_TREE_OUT_LEN 0
16511
16512
16513 /***********************************/
16514 /* MC_CMD_LOCAL_PORTRANGE_MAP_SET_TREE
16515  * Atomically update the entire tree mapping remote port ranges to portrange
16516  * IDs. The constants in the descriptions of the fields of this message may be
16517  * retrieved by the GET_SECURITY_RULE_INFO op of MC_CMD_GET_PARSER_DISP_INFO.
16518  * (Medford-only; for use by SolarSecure apps, not directly by drivers. See
16519  * SF-114946-SW.) NOTE - this message definition is provisional. It has not yet
16520  * been used in any released code and may change during development. This note
16521  * will be removed once it is regarded as stable.
16522  */
16523 #define MC_CMD_LOCAL_PORTRANGE_MAP_SET_TREE 0x116
16524 #undef  MC_CMD_0x116_PRIVILEGE_CTG
16525
16526 #define MC_CMD_0x116_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
16527
16528 /* MC_CMD_LOCAL_PORTRANGE_MAP_SET_TREE_IN msgrequest */
16529 #define MC_CMD_LOCAL_PORTRANGE_MAP_SET_TREE_IN_LENMIN 4
16530 #define MC_CMD_LOCAL_PORTRANGE_MAP_SET_TREE_IN_LENMAX 252
16531 #define MC_CMD_LOCAL_PORTRANGE_MAP_SET_TREE_IN_LENMAX_MCDI2 1020
16532 #define MC_CMD_LOCAL_PORTRANGE_MAP_SET_TREE_IN_LEN(num) (0+4*(num))
16533 /* PORTRANGE_TREE_NUM_ENTRIES new entries, each laid out as a
16534  * PORTRANGE_TREE_ENTRY
16535  */
16536 #define MC_CMD_LOCAL_PORTRANGE_MAP_SET_TREE_IN_ENTRIES_OFST 0
16537 #define MC_CMD_LOCAL_PORTRANGE_MAP_SET_TREE_IN_ENTRIES_LEN 4
16538 #define MC_CMD_LOCAL_PORTRANGE_MAP_SET_TREE_IN_ENTRIES_MINNUM 1
16539 #define MC_CMD_LOCAL_PORTRANGE_MAP_SET_TREE_IN_ENTRIES_MAXNUM 63
16540 #define MC_CMD_LOCAL_PORTRANGE_MAP_SET_TREE_IN_ENTRIES_MAXNUM_MCDI2 255
16541
16542 /* MC_CMD_LOCAL_PORTRANGE_MAP_SET_TREE_OUT msgresponse */
16543 #define MC_CMD_LOCAL_PORTRANGE_MAP_SET_TREE_OUT_LEN 0
16544
16545 /* TUNNEL_ENCAP_UDP_PORT_ENTRY structuredef */
16546 #define TUNNEL_ENCAP_UDP_PORT_ENTRY_LEN 4
16547 /* UDP port (the standard ports are named below but any port may be used) */
16548 #define TUNNEL_ENCAP_UDP_PORT_ENTRY_UDP_PORT_OFST 0
16549 #define TUNNEL_ENCAP_UDP_PORT_ENTRY_UDP_PORT_LEN 2
16550 /* enum: the IANA allocated UDP port for VXLAN */
16551 #define TUNNEL_ENCAP_UDP_PORT_ENTRY_IANA_VXLAN_UDP_PORT 0x12b5
16552 /* enum: the IANA allocated UDP port for Geneve */
16553 #define TUNNEL_ENCAP_UDP_PORT_ENTRY_IANA_GENEVE_UDP_PORT 0x17c1
16554 #define TUNNEL_ENCAP_UDP_PORT_ENTRY_UDP_PORT_LBN 0
16555 #define TUNNEL_ENCAP_UDP_PORT_ENTRY_UDP_PORT_WIDTH 16
16556 /* tunnel encapsulation protocol (only those named below are supported) */
16557 #define TUNNEL_ENCAP_UDP_PORT_ENTRY_PROTOCOL_OFST 2
16558 #define TUNNEL_ENCAP_UDP_PORT_ENTRY_PROTOCOL_LEN 2
16559 /* enum: This port will be used for VXLAN on both IPv4 and IPv6 */
16560 #define TUNNEL_ENCAP_UDP_PORT_ENTRY_VXLAN 0x0
16561 /* enum: This port will be used for Geneve on both IPv4 and IPv6 */
16562 #define TUNNEL_ENCAP_UDP_PORT_ENTRY_GENEVE 0x1
16563 #define TUNNEL_ENCAP_UDP_PORT_ENTRY_PROTOCOL_LBN 16
16564 #define TUNNEL_ENCAP_UDP_PORT_ENTRY_PROTOCOL_WIDTH 16
16565
16566
16567 /***********************************/
16568 /* MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS
16569  * Configure UDP ports for tunnel encapsulation hardware acceleration. The
16570  * parser-dispatcher will attempt to parse traffic on these ports as tunnel
16571  * encapsulation PDUs and filter them using the tunnel encapsulation filter
16572  * chain rather than the standard filter chain. Note that this command can
16573  * cause all functions to see a reset. (Available on Medford only.)
16574  */
16575 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS 0x117
16576 #undef  MC_CMD_0x117_PRIVILEGE_CTG
16577
16578 #define MC_CMD_0x117_PRIVILEGE_CTG SRIOV_CTG_ADMIN
16579
16580 /* MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_IN msgrequest */
16581 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_IN_LENMIN 4
16582 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_IN_LENMAX 68
16583 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_IN_LENMAX_MCDI2 68
16584 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_IN_LEN(num) (4+4*(num))
16585 /* Flags */
16586 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_IN_FLAGS_OFST 0
16587 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_IN_FLAGS_LEN 2
16588 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_IN_UNLOADING_LBN 0
16589 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_IN_UNLOADING_WIDTH 1
16590 /* The number of entries in the ENTRIES array */
16591 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_IN_NUM_ENTRIES_OFST 2
16592 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_IN_NUM_ENTRIES_LEN 2
16593 /* Entries defining the UDP port to protocol mapping, each laid out as a
16594  * TUNNEL_ENCAP_UDP_PORT_ENTRY
16595  */
16596 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_IN_ENTRIES_OFST 4
16597 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_IN_ENTRIES_LEN 4
16598 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_IN_ENTRIES_MINNUM 0
16599 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_IN_ENTRIES_MAXNUM 16
16600 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_IN_ENTRIES_MAXNUM_MCDI2 16
16601
16602 /* MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_OUT msgresponse */
16603 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_OUT_LEN 2
16604 /* Flags */
16605 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_OUT_FLAGS_OFST 0
16606 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_OUT_FLAGS_LEN 2
16607 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_OUT_RESETTING_LBN 0
16608 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_OUT_RESETTING_WIDTH 1
16609
16610
16611 /***********************************/
16612 /* MC_CMD_RX_BALANCING
16613  * Configure a port upconverter to distribute the packets on both RX engines.
16614  * Packets are distributed based on a table with the destination vFIFO. The
16615  * index of the table is a hash of source and destination of IPV4 and VLAN
16616  * priority.
16617  */
16618 #define MC_CMD_RX_BALANCING 0x118
16619 #undef  MC_CMD_0x118_PRIVILEGE_CTG
16620
16621 #define MC_CMD_0x118_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
16622
16623 /* MC_CMD_RX_BALANCING_IN msgrequest */
16624 #define MC_CMD_RX_BALANCING_IN_LEN 16
16625 /* The RX port whose upconverter table will be modified */
16626 #define MC_CMD_RX_BALANCING_IN_PORT_OFST 0
16627 #define MC_CMD_RX_BALANCING_IN_PORT_LEN 4
16628 /* The VLAN priority associated to the table index and vFIFO */
16629 #define MC_CMD_RX_BALANCING_IN_PRIORITY_OFST 4
16630 #define MC_CMD_RX_BALANCING_IN_PRIORITY_LEN 4
16631 /* The resulting bit of SRC^DST for indexing the table */
16632 #define MC_CMD_RX_BALANCING_IN_SRC_DST_OFST 8
16633 #define MC_CMD_RX_BALANCING_IN_SRC_DST_LEN 4
16634 /* The RX engine to which the vFIFO in the table entry will point to */
16635 #define MC_CMD_RX_BALANCING_IN_ENG_OFST 12
16636 #define MC_CMD_RX_BALANCING_IN_ENG_LEN 4
16637
16638 /* MC_CMD_RX_BALANCING_OUT msgresponse */
16639 #define MC_CMD_RX_BALANCING_OUT_LEN 0
16640
16641
16642 /***********************************/
16643 /* MC_CMD_TSA_BIND
16644  * TSAN - TSAC binding communication protocol. Refer to SF-115479-TC for more
16645  * info in respect to the binding protocol.
16646  */
16647 #define MC_CMD_TSA_BIND 0x119
16648 #undef  MC_CMD_0x119_PRIVILEGE_CTG
16649
16650 #define MC_CMD_0x119_PRIVILEGE_CTG SRIOV_CTG_ADMIN
16651
16652 /* MC_CMD_TSA_BIND_IN msgrequest: Protocol operation code */
16653 #define MC_CMD_TSA_BIND_IN_LEN 4
16654 #define MC_CMD_TSA_BIND_IN_OP_OFST 0
16655 #define MC_CMD_TSA_BIND_IN_OP_LEN 4
16656 /* enum: Obsolete. Use MC_CMD_SECURE_NIC_INFO_IN_STATUS. */
16657 #define MC_CMD_TSA_BIND_OP_GET_ID 0x1
16658 /* enum: Get a binding ticket from the TSAN. The binding ticket is used as part
16659  * of the binding procedure to authorize the binding of an adapter to a TSAID.
16660  * Refer to SF-114946-SW for more information. This sub-command is only
16661  * available over a TLS secure connection between the TSAN and TSAC.
16662  */
16663 #define MC_CMD_TSA_BIND_OP_GET_TICKET 0x2
16664 /* enum: Opcode associated with the propagation of a private key that TSAN uses
16665  * as part of post-binding authentication procedure. More specifically, TSAN
16666  * uses this key for a signing operation. TSAC uses the counterpart public key
16667  * to verify the signature. Note - The post-binding authentication occurs when
16668  * the TSAN-TSAC connection terminates and TSAN tries to reconnect. Refer to
16669  * SF-114946-SW for more information. This sub-command is only available over a
16670  * TLS secure connection between the TSAN and TSAC.
16671  */
16672 #define MC_CMD_TSA_BIND_OP_SET_KEY 0x3
16673 /* enum: Request an insecure unbinding operation. This sub-command is available
16674  * for any privileged client.
16675  */
16676 #define MC_CMD_TSA_BIND_OP_UNBIND 0x4
16677 /* enum: Obsolete. Use MC_CMD_TSA_BIND_OP_SECURE_UNBIND. */
16678 #define MC_CMD_TSA_BIND_OP_UNBIND_EXT 0x5
16679 /* enum: Opcode associated with the propagation of the unbinding secret token.
16680  * TSAN persists the unbinding secret token. Refer to SF-115479-TC for more
16681  * information. This sub-command is only available over a TLS secure connection
16682  * between the TSAN and TSAC.
16683  */
16684 #define MC_CMD_TSA_BIND_OP_SET_UNBINDTOKEN 0x6
16685 /* enum: Obsolete. Use MC_CMD_TSA_BIND_OP_SECURE_DECOMMISSION. */
16686 #define MC_CMD_TSA_BIND_OP_DECOMMISSION 0x7
16687 /* enum: Obsolete. Use MC_CMD_GET_CERTIFICATE. */
16688 #define MC_CMD_TSA_BIND_OP_GET_CERTIFICATE 0x8
16689 /* enum: Request a secure unbinding operation using unbinding token. This sub-
16690  * command is available for any privileged client.
16691  */
16692 #define MC_CMD_TSA_BIND_OP_SECURE_UNBIND 0x9
16693 /* enum: Request a secure decommissioning operation. This sub-command is
16694  * available for any privileged client.
16695  */
16696 #define MC_CMD_TSA_BIND_OP_SECURE_DECOMMISSION 0xa
16697 /* enum: Test facility that allows an adapter to be configured to behave as if
16698  * Bound to a TSA controller with restricted MCDI administrator operations.
16699  * This operation is primarily intended to aid host driver development.
16700  */
16701 #define MC_CMD_TSA_BIND_OP_TEST_MCDI 0xb
16702
16703 /* MC_CMD_TSA_BIND_IN_GET_ID msgrequest: Obsolete. Use
16704  * MC_CMD_SECURE_NIC_INFO_IN_STATUS.
16705  */
16706 #define MC_CMD_TSA_BIND_IN_GET_ID_LEN 20
16707 /* The operation requested. */
16708 #define MC_CMD_TSA_BIND_IN_GET_ID_OP_OFST 0
16709 #define MC_CMD_TSA_BIND_IN_GET_ID_OP_LEN 4
16710 /* Cryptographic nonce that TSAC generates and sends to TSAN. TSAC generates
16711  * the nonce every time as part of the TSAN post-binding authentication
16712  * procedure when the TSAN-TSAC connection terminates and TSAN does need to re-
16713  * connect to the TSAC. Refer to SF-114946-SW for more information.
16714  */
16715 #define MC_CMD_TSA_BIND_IN_GET_ID_NONCE_OFST 4
16716 #define MC_CMD_TSA_BIND_IN_GET_ID_NONCE_LEN 16
16717
16718 /* MC_CMD_TSA_BIND_IN_GET_TICKET msgrequest */
16719 #define MC_CMD_TSA_BIND_IN_GET_TICKET_LEN 4
16720 /* The operation requested. */
16721 #define MC_CMD_TSA_BIND_IN_GET_TICKET_OP_OFST 0
16722 #define MC_CMD_TSA_BIND_IN_GET_TICKET_OP_LEN 4
16723
16724 /* MC_CMD_TSA_BIND_IN_SET_KEY msgrequest */
16725 #define MC_CMD_TSA_BIND_IN_SET_KEY_LENMIN 5
16726 #define MC_CMD_TSA_BIND_IN_SET_KEY_LENMAX 252
16727 #define MC_CMD_TSA_BIND_IN_SET_KEY_LENMAX_MCDI2 1020
16728 #define MC_CMD_TSA_BIND_IN_SET_KEY_LEN(num) (4+1*(num))
16729 /* The operation requested. */
16730 #define MC_CMD_TSA_BIND_IN_SET_KEY_OP_OFST 0
16731 #define MC_CMD_TSA_BIND_IN_SET_KEY_OP_LEN 4
16732 /* This data blob contains the private key generated by the TSAC. TSAN uses
16733  * this key for a signing operation. Note- This private key is used in
16734  * conjunction with the post-binding TSAN authentication procedure that occurs
16735  * when the TSAN-TSAC connection terminates and TSAN tries to reconnect. Refer
16736  * to SF-114946-SW for more information.
16737  */
16738 #define MC_CMD_TSA_BIND_IN_SET_KEY_DATKEY_OFST 4
16739 #define MC_CMD_TSA_BIND_IN_SET_KEY_DATKEY_LEN 1
16740 #define MC_CMD_TSA_BIND_IN_SET_KEY_DATKEY_MINNUM 1
16741 #define MC_CMD_TSA_BIND_IN_SET_KEY_DATKEY_MAXNUM 248
16742 #define MC_CMD_TSA_BIND_IN_SET_KEY_DATKEY_MAXNUM_MCDI2 1016
16743
16744 /* MC_CMD_TSA_BIND_IN_UNBIND msgrequest: Request an insecure unbinding
16745  * operation.
16746  */
16747 #define MC_CMD_TSA_BIND_IN_UNBIND_LEN 10
16748 /* The operation requested. */
16749 #define MC_CMD_TSA_BIND_IN_UNBIND_OP_OFST 0
16750 #define MC_CMD_TSA_BIND_IN_UNBIND_OP_LEN 4
16751 /* TSAN unique identifier for the network adapter */
16752 #define MC_CMD_TSA_BIND_IN_UNBIND_TSANID_OFST 4
16753 #define MC_CMD_TSA_BIND_IN_UNBIND_TSANID_LEN 6
16754
16755 /* MC_CMD_TSA_BIND_IN_UNBIND_EXT msgrequest: Obsolete. Use
16756  * MC_CMD_TSA_BIND_IN_SECURE_UNBIND.
16757  */
16758 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_LENMIN 93
16759 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_LENMAX 252
16760 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_LENMAX_MCDI2 1020
16761 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_LEN(num) (92+1*(num))
16762 /* The operation requested. */
16763 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_OP_OFST 0
16764 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_OP_LEN 4
16765 /* TSAN unique identifier for the network adapter */
16766 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_TSANID_OFST 4
16767 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_TSANID_LEN 6
16768 /* Align the arguments to 32 bits */
16769 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_TSANID_RSVD_OFST 10
16770 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_TSANID_RSVD_LEN 2
16771 /* This attribute identifies the TSA infrastructure domain. The length of the
16772  * TSAID attribute is limited to 64 bytes. This is how TSA SDK defines the max
16773  * length. Note- The TSAID is the Organizational Unit Name filed as part of the
16774  * root and server certificates.
16775  */
16776 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_TSAID_OFST 12
16777 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_TSAID_LEN 1
16778 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_TSAID_NUM 64
16779 /* Unbinding secret token. The adapter validates this unbinding token by
16780  * comparing it against the one stored on the adapter as part of the
16781  * MC_CMD_TSA_BIND_IN_SET_UNBINDTOKEN msgrequest. Refer to SF-115479-TC for
16782  * more information.
16783  */
16784 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_UNBINDTOKEN_OFST 76
16785 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_UNBINDTOKEN_LEN 16
16786 /* This is the signature of the above mentioned fields- TSANID, TSAID and
16787  * UNBINDTOKEN. As per current requirements, the SIG opaque data blob contains
16788  * ECDSA ECC-384 based signature. The ECC curve is secp384r1. The signature is
16789  * also ASN-1 encoded. Note- The signature is verified based on the public key
16790  * stored into the root certificate that is provisioned on the adapter side.
16791  * This key is known as the PUKtsaid. Refer to SF-115479-TC for more
16792  * information.
16793  */
16794 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_SIG_OFST 92
16795 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_SIG_LEN 1
16796 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_SIG_MINNUM 1
16797 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_SIG_MAXNUM 160
16798 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_SIG_MAXNUM_MCDI2 928
16799
16800 /* MC_CMD_TSA_BIND_IN_SET_UNBINDTOKEN msgrequest */
16801 #define MC_CMD_TSA_BIND_IN_SET_UNBINDTOKEN_LEN 20
16802 /* The operation requested. */
16803 #define MC_CMD_TSA_BIND_IN_SET_UNBINDTOKEN_OP_OFST 0
16804 #define MC_CMD_TSA_BIND_IN_SET_UNBINDTOKEN_OP_LEN 4
16805 /* Unbinding secret token. TSAN persists the unbinding secret token. Refer to
16806  * SF-115479-TC for more information.
16807  */
16808 #define MC_CMD_TSA_BIND_IN_SET_UNBINDTOKEN_UNBINDTOKEN_OFST 4
16809 #define MC_CMD_TSA_BIND_IN_SET_UNBINDTOKEN_UNBINDTOKEN_LEN 16
16810 /* enum: There are situations when the binding process does not complete
16811  * successfully due to key, other attributes corruption at the database level
16812  * (Controller). Adapter can't connect to the controller anymore. To recover,
16813  * make usage of the decommission command that forces the adapter into
16814  * unbinding state.
16815  */
16816 #define MC_CMD_TSA_BIND_IN_SET_UNBINDTOKEN_ADAPTER_BINDING_FAILURE 0x1
16817
16818 /* MC_CMD_TSA_BIND_IN_DECOMMISSION msgrequest: Obsolete. Use
16819  * MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION.
16820  */
16821 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_LENMIN 109
16822 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_LENMAX 252
16823 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_LENMAX_MCDI2 1020
16824 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_LEN(num) (108+1*(num))
16825 /* This is the signature of the above mentioned fields- TSAID, USER and REASON.
16826  * As per current requirements, the SIG opaque data blob contains ECDSA ECC-384
16827  * based signature. The ECC curve is secp384r1. The signature is also ASN-1
16828  * encoded . Note- The signature is verified based on the public key stored
16829  * into the root certificate that is provisioned on the adapter side. This key
16830  * is known as the PUKtsaid. Refer to SF-115479-TC for more information.
16831  */
16832 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_SIG_OFST 108
16833 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_SIG_LEN 1
16834 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_SIG_MINNUM 1
16835 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_SIG_MAXNUM 144
16836 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_SIG_MAXNUM_MCDI2 912
16837 /* The operation requested. */
16838 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_OP_OFST 0
16839 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_OP_LEN 4
16840 /* This attribute identifies the TSA infrastructure domain. The length of the
16841  * TSAID attribute is limited to 64 bytes. This is how TSA SDK defines the max
16842  * length. Note- The TSAID is the Organizational Unit Name filed as part of the
16843  * root and server certificates.
16844  */
16845 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_TSAID_OFST 4
16846 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_TSAID_LEN 1
16847 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_TSAID_NUM 64
16848 /* User ID that comes, as an example, from the Controller. Note- The 33 byte
16849  * length of this attribute is max length of the linux user name plus null
16850  * character.
16851  */
16852 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_USER_OFST 68
16853 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_USER_LEN 1
16854 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_USER_NUM 33
16855 /* Align the arguments to 32 bits */
16856 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_USER_RSVD_OFST 101
16857 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_USER_RSVD_LEN 3
16858 /* Reason of why decommissioning happens Note- The list of reasons, defined as
16859  * part of the enumeration below, can be extended.
16860  */
16861 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_REASON_OFST 104
16862 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_REASON_LEN 4
16863
16864 /* MC_CMD_TSA_BIND_IN_GET_CERTIFICATE msgrequest: Obsolete. Use
16865  * MC_CMD_GET_CERTIFICATE.
16866  */
16867 #define MC_CMD_TSA_BIND_IN_GET_CERTIFICATE_LEN 8
16868 /* The operation requested, must be MC_CMD_TSA_BIND_OP_GET_CERTIFICATE. */
16869 #define MC_CMD_TSA_BIND_IN_GET_CERTIFICATE_OP_OFST 0
16870 #define MC_CMD_TSA_BIND_IN_GET_CERTIFICATE_OP_LEN 4
16871 /* Type of the certificate to be retrieved. */
16872 #define MC_CMD_TSA_BIND_IN_GET_CERTIFICATE_TYPE_OFST 4
16873 #define MC_CMD_TSA_BIND_IN_GET_CERTIFICATE_TYPE_LEN 4
16874 #define MC_CMD_TSA_BIND_IN_GET_CERTIFICATE_UNUSED 0x0 /* enum */
16875 /* enum: Adapter Authentication Certificate (AAC). The AAC is used by the
16876  * controller to verify the authenticity of the adapter.
16877  */
16878 #define MC_CMD_TSA_BIND_IN_GET_CERTIFICATE_AAC 0x1
16879 /* enum: Adapter Authentication Signing Certificate (AASC). The AASC is used by
16880  * the controller to verify the validity of AAC.
16881  */
16882 #define MC_CMD_TSA_BIND_IN_GET_CERTIFICATE_AASC 0x2
16883
16884 /* MC_CMD_TSA_BIND_IN_SECURE_UNBIND msgrequest: Request a secure unbinding
16885  * operation using unbinding token.
16886  */
16887 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_LENMIN 97
16888 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_LENMAX 200
16889 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_LENMAX_MCDI2 200
16890 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_LEN(num) (96+1*(num))
16891 /* The operation requested, must be MC_CMD_TSA_BIND_OP_SECURE_UNBIND. */
16892 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_OP_OFST 0
16893 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_OP_LEN 4
16894 /* Type of the message. (MESSAGE_TYPE_xxx) Must be
16895  * MESSAGE_TYPE_TSA_SECURE_UNBIND.
16896  */
16897 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_MESSAGE_TYPE_OFST 4
16898 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_MESSAGE_TYPE_LEN 4
16899 /* TSAN unique identifier for the network adapter */
16900 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_TSANID_OFST 8
16901 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_TSANID_LEN 6
16902 /* Align the arguments to 32 bits */
16903 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_TSANID_RSVD_OFST 14
16904 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_TSANID_RSVD_LEN 2
16905 /* A NUL padded US-ASCII string identifying the TSA infrastructure domain. This
16906  * field is for information only, and not used by the firmware. Note- The TSAID
16907  * is the Organizational Unit Name field as part of the root and server
16908  * certificates.
16909  */
16910 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_TSAID_OFST 16
16911 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_TSAID_LEN 1
16912 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_TSAID_NUM 64
16913 /* Unbinding secret token. The adapter validates this unbinding token by
16914  * comparing it against the one stored on the adapter as part of the
16915  * MC_CMD_TSA_BIND_IN_SET_UNBINDTOKEN msgrequest. Refer to SF-115479-TC for
16916  * more information.
16917  */
16918 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_UNBINDTOKEN_OFST 80
16919 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_UNBINDTOKEN_LEN 16
16920 /* The signature computed and encoded as specified by MESSAGE_TYPE. */
16921 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_SIG_OFST 96
16922 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_SIG_LEN 1
16923 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_SIG_MINNUM 1
16924 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_SIG_MAXNUM 104
16925 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_SIG_MAXNUM_MCDI2 104
16926
16927 /* MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION msgrequest: Request a secure
16928  * decommissioning operation.
16929  */
16930 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_LENMIN 113
16931 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_LENMAX 216
16932 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_LENMAX_MCDI2 216
16933 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_LEN(num) (112+1*(num))
16934 /* The operation requested, must be MC_CMD_TSA_BIND_OP_SECURE_DECOMMISSION. */
16935 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_OP_OFST 0
16936 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_OP_LEN 4
16937 /* Type of the message. (MESSAGE_TYPE_xxx) Must be
16938  * MESSAGE_TYPE_SECURE_DECOMMISSION.
16939  */
16940 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_MESSAGE_TYPE_OFST 4
16941 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_MESSAGE_TYPE_LEN 4
16942 /* A NUL padded US-ASCII string identifying the TSA infrastructure domain. This
16943  * field is for information only, and not used by the firmware. Note- The TSAID
16944  * is the Organizational Unit Name field as part of the root and server
16945  * certificates.
16946  */
16947 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_TSAID_OFST 8
16948 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_TSAID_LEN 1
16949 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_TSAID_NUM 64
16950 /* A NUL padded US-ASCII string containing user name of the creator of the
16951  * decommissioning ticket. This field is for information only, and not used by
16952  * the firmware.
16953  */
16954 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_USER_OFST 72
16955 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_USER_LEN 1
16956 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_USER_NUM 36
16957 /* Reason of why decommissioning happens */
16958 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_REASON_OFST 108
16959 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_REASON_LEN 4
16960 /* enum: There are situations when the binding process does not complete
16961  * successfully due to key, other attributes corruption at the database level
16962  * (Controller). Adapter can't connect to the controller anymore. To recover,
16963  * use the decommission command to force the adapter into unbound state.
16964  */
16965 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_ADAPTER_BINDING_FAILURE 0x1
16966 /* The signature computed and encoded as specified by MESSAGE_TYPE. */
16967 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_SIG_OFST 112
16968 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_SIG_LEN 1
16969 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_SIG_MINNUM 1
16970 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_SIG_MAXNUM 104
16971 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_SIG_MAXNUM_MCDI2 104
16972
16973 /* MC_CMD_TSA_BIND_IN_TEST_MCDI msgrequest: Test mode that emulates MCDI
16974  * interface restrictions of a bound adapter. This operation is intended for
16975  * test use on adapters that are not deployed and bound to a TSA Controller.
16976  * Using it on a Bound adapter will succeed but will not alter the MCDI
16977  * privileges as MCDI operations will already be restricted.
16978  */
16979 #define MC_CMD_TSA_BIND_IN_TEST_MCDI_LEN 8
16980 /* The operation requested must be MC_CMD_TSA_BIND_OP_TEST_MCDI. */
16981 #define MC_CMD_TSA_BIND_IN_TEST_MCDI_OP_OFST 0
16982 #define MC_CMD_TSA_BIND_IN_TEST_MCDI_OP_LEN 4
16983 /* Enable or disable emulation of bound adapter */
16984 #define MC_CMD_TSA_BIND_IN_TEST_MCDI_CTRL_OFST 4
16985 #define MC_CMD_TSA_BIND_IN_TEST_MCDI_CTRL_LEN 4
16986 #define MC_CMD_TSA_BIND_IN_TEST_MCDI_DISABLE 0x0 /* enum */
16987 #define MC_CMD_TSA_BIND_IN_TEST_MCDI_ENABLE 0x1 /* enum */
16988
16989 /* MC_CMD_TSA_BIND_OUT_GET_ID msgresponse: Obsolete. Use
16990  * MC_CMD_SECURE_NIC_INFO_OUT_STATUS.
16991  */
16992 #define MC_CMD_TSA_BIND_OUT_GET_ID_LENMIN 15
16993 #define MC_CMD_TSA_BIND_OUT_GET_ID_LENMAX 252
16994 #define MC_CMD_TSA_BIND_OUT_GET_ID_LENMAX_MCDI2 1020
16995 #define MC_CMD_TSA_BIND_OUT_GET_ID_LEN(num) (14+1*(num))
16996 /* The protocol operation code MC_CMD_TSA_BIND_OP_GET_ID that is sent back to
16997  * the caller.
16998  */
16999 #define MC_CMD_TSA_BIND_OUT_GET_ID_OP_OFST 0
17000 #define MC_CMD_TSA_BIND_OUT_GET_ID_OP_LEN 4
17001 /* Rules engine type. Note- The rules engine type allows TSAC to further
17002  * identify the connected endpoint (e.g. TSAN, NIC Emulator) type and take the
17003  * proper action accordingly. As an example, TSAC uses the rules engine type to
17004  * select the SF key that differs in the case of TSAN vs. NIC Emulator.
17005  */
17006 #define MC_CMD_TSA_BIND_OUT_GET_ID_RULE_ENGINE_OFST 4
17007 #define MC_CMD_TSA_BIND_OUT_GET_ID_RULE_ENGINE_LEN 4
17008 /* enum: Hardware rules engine. */
17009 #define MC_CMD_TSA_BIND_OUT_GET_ID_RULE_ENGINE_TSAN 0x1
17010 /* enum: Nic emulator rules engine. */
17011 #define MC_CMD_TSA_BIND_OUT_GET_ID_RULE_ENGINE_NEMU 0x2
17012 /* enum: SSFE. */
17013 #define MC_CMD_TSA_BIND_OUT_GET_ID_RULE_ENGINE_SSFE 0x3
17014 /* TSAN unique identifier for the network adapter */
17015 #define MC_CMD_TSA_BIND_OUT_GET_ID_TSANID_OFST 8
17016 #define MC_CMD_TSA_BIND_OUT_GET_ID_TSANID_LEN 6
17017 /* The signature data blob. The signature is computed against the message
17018  * formed by TSAN ID concatenated with the NONCE value. Refer to SF-115479-TC
17019  * for more information also in respect to the private keys that are used to
17020  * sign the message based on TSAN pre/post-binding authentication procedure.
17021  */
17022 #define MC_CMD_TSA_BIND_OUT_GET_ID_SIG_OFST 14
17023 #define MC_CMD_TSA_BIND_OUT_GET_ID_SIG_LEN 1
17024 #define MC_CMD_TSA_BIND_OUT_GET_ID_SIG_MINNUM 1
17025 #define MC_CMD_TSA_BIND_OUT_GET_ID_SIG_MAXNUM 238
17026 #define MC_CMD_TSA_BIND_OUT_GET_ID_SIG_MAXNUM_MCDI2 1006
17027
17028 /* MC_CMD_TSA_BIND_OUT_GET_TICKET msgresponse */
17029 #define MC_CMD_TSA_BIND_OUT_GET_TICKET_LENMIN 5
17030 #define MC_CMD_TSA_BIND_OUT_GET_TICKET_LENMAX 252
17031 #define MC_CMD_TSA_BIND_OUT_GET_TICKET_LENMAX_MCDI2 1020
17032 #define MC_CMD_TSA_BIND_OUT_GET_TICKET_LEN(num) (4+1*(num))
17033 /* The protocol operation code MC_CMD_TSA_BIND_OP_GET_TICKET that is sent back
17034  * to the caller.
17035  */
17036 #define MC_CMD_TSA_BIND_OUT_GET_TICKET_OP_OFST 0
17037 #define MC_CMD_TSA_BIND_OUT_GET_TICKET_OP_LEN 4
17038 /* The ticket represents the data blob construct that TSAN sends to TSAC as
17039  * part of the binding protocol. From the TSAN perspective the ticket is an
17040  * opaque construct. For more info refer to SF-115479-TC.
17041  */
17042 #define MC_CMD_TSA_BIND_OUT_GET_TICKET_TICKET_OFST 4
17043 #define MC_CMD_TSA_BIND_OUT_GET_TICKET_TICKET_LEN 1
17044 #define MC_CMD_TSA_BIND_OUT_GET_TICKET_TICKET_MINNUM 1
17045 #define MC_CMD_TSA_BIND_OUT_GET_TICKET_TICKET_MAXNUM 248
17046 #define MC_CMD_TSA_BIND_OUT_GET_TICKET_TICKET_MAXNUM_MCDI2 1016
17047
17048 /* MC_CMD_TSA_BIND_OUT_SET_KEY msgresponse */
17049 #define MC_CMD_TSA_BIND_OUT_SET_KEY_LEN 4
17050 /* The protocol operation code MC_CMD_TSA_BIND_OP_SET_KEY that is sent back to
17051  * the caller.
17052  */
17053 #define MC_CMD_TSA_BIND_OUT_SET_KEY_OP_OFST 0
17054 #define MC_CMD_TSA_BIND_OUT_SET_KEY_OP_LEN 4
17055
17056 /* MC_CMD_TSA_BIND_OUT_UNBIND msgresponse: Response to insecure unbind request.
17057  */
17058 #define MC_CMD_TSA_BIND_OUT_UNBIND_LEN 8
17059 /* Same as MC_CMD_ERR field, but included as 0 in success cases */
17060 #define MC_CMD_TSA_BIND_OUT_UNBIND_RESULT_OFST 0
17061 #define MC_CMD_TSA_BIND_OUT_UNBIND_RESULT_LEN 4
17062 /* Extra status information */
17063 #define MC_CMD_TSA_BIND_OUT_UNBIND_INFO_OFST 4
17064 #define MC_CMD_TSA_BIND_OUT_UNBIND_INFO_LEN 4
17065 /* enum: Unbind successful. */
17066 #define MC_CMD_TSA_BIND_OUT_UNBIND_OK_UNBOUND 0x0
17067 /* enum: TSANID mismatch */
17068 #define MC_CMD_TSA_BIND_OUT_UNBIND_ERR_BAD_TSANID 0x1
17069 /* enum: Unable to remove the binding ticket from persistent storage. */
17070 #define MC_CMD_TSA_BIND_OUT_UNBIND_ERR_REMOVE_TICKET 0x2
17071 /* enum: TSAN is not bound to a binding ticket. */
17072 #define MC_CMD_TSA_BIND_OUT_UNBIND_ERR_NOT_BOUND 0x3
17073
17074 /* MC_CMD_TSA_BIND_OUT_UNBIND_EXT msgresponse: Obsolete. Use
17075  * MC_CMD_TSA_BIND_OUT_SECURE_UNBIND.
17076  */
17077 #define MC_CMD_TSA_BIND_OUT_UNBIND_EXT_LEN 8
17078 /* Same as MC_CMD_ERR field, but included as 0 in success cases */
17079 #define MC_CMD_TSA_BIND_OUT_UNBIND_EXT_RESULT_OFST 0
17080 #define MC_CMD_TSA_BIND_OUT_UNBIND_EXT_RESULT_LEN 4
17081 /* Extra status information */
17082 #define MC_CMD_TSA_BIND_OUT_UNBIND_EXT_INFO_OFST 4
17083 #define MC_CMD_TSA_BIND_OUT_UNBIND_EXT_INFO_LEN 4
17084 /* enum: Unbind successful. */
17085 #define MC_CMD_TSA_BIND_OUT_UNBIND_EXT_OK_UNBOUND 0x0
17086 /* enum: TSANID mismatch */
17087 #define MC_CMD_TSA_BIND_OUT_UNBIND_EXT_ERR_BAD_TSANID 0x1
17088 /* enum: Unable to remove the binding ticket from persistent storage. */
17089 #define MC_CMD_TSA_BIND_OUT_UNBIND_EXT_ERR_REMOVE_TICKET 0x2
17090 /* enum: TSAN is not bound to a binding ticket. */
17091 #define MC_CMD_TSA_BIND_OUT_UNBIND_EXT_ERR_NOT_BOUND 0x3
17092 /* enum: Invalid unbind token */
17093 #define MC_CMD_TSA_BIND_OUT_UNBIND_EXT_ERR_BAD_TOKEN 0x4
17094 /* enum: Invalid signature */
17095 #define MC_CMD_TSA_BIND_OUT_UNBIND_EXT_ERR_BAD_SIGNATURE 0x5
17096
17097 /* MC_CMD_TSA_BIND_OUT_SET_UNBINDTOKEN msgresponse */
17098 #define MC_CMD_TSA_BIND_OUT_SET_UNBINDTOKEN_LEN 4
17099 /* The protocol operation code MC_CMD_TSA_BIND_OP_SET_UNBINDTOKEN that is sent
17100  * back to the caller.
17101  */
17102 #define MC_CMD_TSA_BIND_OUT_SET_UNBINDTOKEN_OP_OFST 0
17103 #define MC_CMD_TSA_BIND_OUT_SET_UNBINDTOKEN_OP_LEN 4
17104
17105 /* MC_CMD_TSA_BIND_OUT_DECOMMISSION msgresponse: Obsolete. Use
17106  * MC_CMD_TSA_BIND_OUT_SECURE_DECOMMISSION.
17107  */
17108 #define MC_CMD_TSA_BIND_OUT_DECOMMISSION_LEN 4
17109 /* The protocol operation code MC_CMD_TSA_BIND_OP_DECOMMISSION that is sent
17110  * back to the caller.
17111  */
17112 #define MC_CMD_TSA_BIND_OUT_DECOMMISSION_OP_OFST 0
17113 #define MC_CMD_TSA_BIND_OUT_DECOMMISSION_OP_LEN 4
17114
17115 /* MC_CMD_TSA_BIND_OUT_GET_CERTIFICATE msgresponse */
17116 #define MC_CMD_TSA_BIND_OUT_GET_CERTIFICATE_LENMIN 9
17117 #define MC_CMD_TSA_BIND_OUT_GET_CERTIFICATE_LENMAX 252
17118 #define MC_CMD_TSA_BIND_OUT_GET_CERTIFICATE_LENMAX_MCDI2 1020
17119 #define MC_CMD_TSA_BIND_OUT_GET_CERTIFICATE_LEN(num) (8+1*(num))
17120 /* The protocol operation code MC_CMD_TSA_BIND_OP_GET_CERTIFICATE that is sent
17121  * back to the caller.
17122  */
17123 #define MC_CMD_TSA_BIND_OUT_GET_CERTIFICATE_OP_OFST 0
17124 #define MC_CMD_TSA_BIND_OUT_GET_CERTIFICATE_OP_LEN 4
17125 /* Type of the certificate. */
17126 #define MC_CMD_TSA_BIND_OUT_GET_CERTIFICATE_TYPE_OFST 4
17127 #define MC_CMD_TSA_BIND_OUT_GET_CERTIFICATE_TYPE_LEN 4
17128 /*            Enum values, see field(s): */
17129 /*               MC_CMD_TSA_BIND_IN_GET_CERTIFICATE/TYPE */
17130 /* The certificate data. */
17131 #define MC_CMD_TSA_BIND_OUT_GET_CERTIFICATE_DATA_OFST 8
17132 #define MC_CMD_TSA_BIND_OUT_GET_CERTIFICATE_DATA_LEN 1
17133 #define MC_CMD_TSA_BIND_OUT_GET_CERTIFICATE_DATA_MINNUM 1
17134 #define MC_CMD_TSA_BIND_OUT_GET_CERTIFICATE_DATA_MAXNUM 244
17135 #define MC_CMD_TSA_BIND_OUT_GET_CERTIFICATE_DATA_MAXNUM_MCDI2 1012
17136
17137 /* MC_CMD_TSA_BIND_OUT_SECURE_UNBIND msgresponse: Response to secure unbind
17138  * request.
17139  */
17140 #define MC_CMD_TSA_BIND_OUT_SECURE_UNBIND_LEN 8
17141 /* The protocol operation code that is sent back to the caller. */
17142 #define MC_CMD_TSA_BIND_OUT_SECURE_UNBIND_OP_OFST 0
17143 #define MC_CMD_TSA_BIND_OUT_SECURE_UNBIND_OP_LEN 4
17144 #define MC_CMD_TSA_BIND_OUT_SECURE_UNBIND_RESULT_OFST 4
17145 #define MC_CMD_TSA_BIND_OUT_SECURE_UNBIND_RESULT_LEN 4
17146 /* enum: Unbind successful. */
17147 #define MC_CMD_TSA_BIND_OUT_SECURE_UNBIND_OK_UNBOUND 0x0
17148 /* enum: TSANID mismatch */
17149 #define MC_CMD_TSA_BIND_OUT_SECURE_UNBIND_ERR_BAD_TSANID 0x1
17150 /* enum: Unable to remove the binding ticket from persistent storage. */
17151 #define MC_CMD_TSA_BIND_OUT_SECURE_UNBIND_ERR_REMOVE_TICKET 0x2
17152 /* enum: TSAN is not bound to a domain. */
17153 #define MC_CMD_TSA_BIND_OUT_SECURE_UNBIND_ERR_NOT_BOUND 0x3
17154 /* enum: Invalid unbind token */
17155 #define MC_CMD_TSA_BIND_OUT_SECURE_UNBIND_ERR_BAD_TOKEN 0x4
17156 /* enum: Invalid signature */
17157 #define MC_CMD_TSA_BIND_OUT_SECURE_UNBIND_ERR_BAD_SIGNATURE 0x5
17158
17159 /* MC_CMD_TSA_BIND_OUT_SECURE_DECOMMISSION msgresponse: Response to secure
17160  * decommission request.
17161  */
17162 #define MC_CMD_TSA_BIND_OUT_SECURE_DECOMMISSION_LEN 8
17163 /* The protocol operation code that is sent back to the caller. */
17164 #define MC_CMD_TSA_BIND_OUT_SECURE_DECOMMISSION_OP_OFST 0
17165 #define MC_CMD_TSA_BIND_OUT_SECURE_DECOMMISSION_OP_LEN 4
17166 #define MC_CMD_TSA_BIND_OUT_SECURE_DECOMMISSION_RESULT_OFST 4
17167 #define MC_CMD_TSA_BIND_OUT_SECURE_DECOMMISSION_RESULT_LEN 4
17168 /* enum: Unbind successful. */
17169 #define MC_CMD_TSA_BIND_OUT_SECURE_DECOMMISSION_OK_UNBOUND 0x0
17170 /* enum: TSANID mismatch */
17171 #define MC_CMD_TSA_BIND_OUT_SECURE_DECOMMISSION_ERR_BAD_TSANID 0x1
17172 /* enum: Unable to remove the binding ticket from persistent storage. */
17173 #define MC_CMD_TSA_BIND_OUT_SECURE_DECOMMISSION_ERR_REMOVE_TICKET 0x2
17174 /* enum: TSAN is not bound to a domain. */
17175 #define MC_CMD_TSA_BIND_OUT_SECURE_DECOMMISSION_ERR_NOT_BOUND 0x3
17176 /* enum: Invalid unbind token */
17177 #define MC_CMD_TSA_BIND_OUT_SECURE_DECOMMISSION_ERR_BAD_TOKEN 0x4
17178 /* enum: Invalid signature */
17179 #define MC_CMD_TSA_BIND_OUT_SECURE_DECOMMISSION_ERR_BAD_SIGNATURE 0x5
17180
17181 /* MC_CMD_TSA_BIND_OUT_TEST_MCDI msgrequest */
17182 #define MC_CMD_TSA_BIND_OUT_TEST_MCDI_LEN 4
17183 /* The protocol operation code MC_CMD_TSA_BIND_OP_TEST_MCDI that is sent back
17184  * to the caller.
17185  */
17186 #define MC_CMD_TSA_BIND_OUT_TEST_MCDI_OP_OFST 0
17187 #define MC_CMD_TSA_BIND_OUT_TEST_MCDI_OP_LEN 4
17188
17189
17190 /***********************************/
17191 /* MC_CMD_MANAGE_SECURITY_RULESET_CACHE
17192  * Manage the persistent NVRAM cache of security rules created with
17193  * MC_CMD_SET_SECURITY_RULE. Note that the cache is not automatically updated
17194  * as rules are added or removed; the active ruleset must be explicitly
17195  * committed to the cache. The cache may also be explicitly invalidated,
17196  * without affecting the currently active ruleset. When the cache is valid, it
17197  * will be loaded at power on or MC reboot, instead of the default ruleset.
17198  * Rollback of the currently active ruleset to the cached version (when it is
17199  * valid) is also supported. (Medford-only; for use by SolarSecure apps, not
17200  * directly by drivers. See SF-114946-SW.) NOTE - The only sub-operation
17201  * allowed in an adapter bound to a TSA controller from the local host is
17202  * OP_GET_CACHED_VERSION. All other sub-operations are prohibited.
17203  */
17204 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE 0x11a
17205 #undef  MC_CMD_0x11a_PRIVILEGE_CTG
17206
17207 #define MC_CMD_0x11a_PRIVILEGE_CTG SRIOV_CTG_ADMIN
17208
17209 /* MC_CMD_MANAGE_SECURITY_RULESET_CACHE_IN msgrequest */
17210 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_IN_LEN 4
17211 /* the operation to perform */
17212 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_IN_OP_OFST 0
17213 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_IN_OP_LEN 4
17214 /* enum: reports the ruleset version that is cached in persistent storage but
17215  * performs no other action
17216  */
17217 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_IN_OP_GET_CACHED_VERSION 0x0
17218 /* enum: rolls back the active state to the cached version. (May fail with
17219  * ENOENT if there is no valid cached version.)
17220  */
17221 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_IN_OP_ROLLBACK 0x1
17222 /* enum: commits the active state to the persistent cache */
17223 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_IN_OP_COMMIT 0x2
17224 /* enum: invalidates the persistent cache without affecting the active state */
17225 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_IN_OP_INVALIDATE 0x3
17226
17227 /* MC_CMD_MANAGE_SECURITY_RULESET_CACHE_OUT msgresponse */
17228 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_OUT_LENMIN 5
17229 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_OUT_LENMAX 252
17230 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_OUT_LENMAX_MCDI2 1020
17231 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_OUT_LEN(num) (4+1*(num))
17232 /* indicates whether the persistent cache is valid (after completion of the
17233  * requested operation in the case of rollback, commit, or invalidate)
17234  */
17235 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_OUT_STATE_OFST 0
17236 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_OUT_STATE_LEN 4
17237 /* enum: persistent cache is invalid (the VERSION field will be empty in this
17238  * case)
17239  */
17240 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_OUT_STATE_INVALID 0x0
17241 /* enum: persistent cache is valid */
17242 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_OUT_STATE_VALID 0x1
17243 /* cached ruleset version (after completion of the requested operation, in the
17244  * case of rollback, commit, or invalidate) as an opaque hash value in the same
17245  * form as MC_CMD_GET_SECURITY_RULESET_VERSION_OUT_VERSION
17246  */
17247 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_OUT_VERSION_OFST 4
17248 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_OUT_VERSION_LEN 1
17249 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_OUT_VERSION_MINNUM 1
17250 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_OUT_VERSION_MAXNUM 248
17251 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_OUT_VERSION_MAXNUM_MCDI2 1016
17252
17253
17254 /***********************************/
17255 /* MC_CMD_NVRAM_PRIVATE_APPEND
17256  * Append a single TLV to the MC_USAGE_TLV partition. Returns MC_CMD_ERR_EEXIST
17257  * if the tag is already present.
17258  */
17259 #define MC_CMD_NVRAM_PRIVATE_APPEND 0x11c
17260 #undef  MC_CMD_0x11c_PRIVILEGE_CTG
17261
17262 #define MC_CMD_0x11c_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
17263
17264 /* MC_CMD_NVRAM_PRIVATE_APPEND_IN msgrequest */
17265 #define MC_CMD_NVRAM_PRIVATE_APPEND_IN_LENMIN 9
17266 #define MC_CMD_NVRAM_PRIVATE_APPEND_IN_LENMAX 252
17267 #define MC_CMD_NVRAM_PRIVATE_APPEND_IN_LENMAX_MCDI2 1020
17268 #define MC_CMD_NVRAM_PRIVATE_APPEND_IN_LEN(num) (8+1*(num))
17269 /* The tag to be appended */
17270 #define MC_CMD_NVRAM_PRIVATE_APPEND_IN_TAG_OFST 0
17271 #define MC_CMD_NVRAM_PRIVATE_APPEND_IN_TAG_LEN 4
17272 /* The length of the data */
17273 #define MC_CMD_NVRAM_PRIVATE_APPEND_IN_LENGTH_OFST 4
17274 #define MC_CMD_NVRAM_PRIVATE_APPEND_IN_LENGTH_LEN 4
17275 /* The data to be contained in the TLV structure */
17276 #define MC_CMD_NVRAM_PRIVATE_APPEND_IN_DATA_BUFFER_OFST 8
17277 #define MC_CMD_NVRAM_PRIVATE_APPEND_IN_DATA_BUFFER_LEN 1
17278 #define MC_CMD_NVRAM_PRIVATE_APPEND_IN_DATA_BUFFER_MINNUM 1
17279 #define MC_CMD_NVRAM_PRIVATE_APPEND_IN_DATA_BUFFER_MAXNUM 244
17280 #define MC_CMD_NVRAM_PRIVATE_APPEND_IN_DATA_BUFFER_MAXNUM_MCDI2 1012
17281
17282 /* MC_CMD_NVRAM_PRIVATE_APPEND_OUT msgresponse */
17283 #define MC_CMD_NVRAM_PRIVATE_APPEND_OUT_LEN 0
17284
17285
17286 /***********************************/
17287 /* MC_CMD_XPM_VERIFY_CONTENTS
17288  * Verify that the contents of the XPM memory is correct (Medford only). This
17289  * is used during manufacture to check that the XPM memory has been programmed
17290  * correctly at ATE.
17291  */
17292 #define MC_CMD_XPM_VERIFY_CONTENTS 0x11b
17293 #undef  MC_CMD_0x11b_PRIVILEGE_CTG
17294
17295 #define MC_CMD_0x11b_PRIVILEGE_CTG SRIOV_CTG_ADMIN
17296
17297 /* MC_CMD_XPM_VERIFY_CONTENTS_IN msgrequest */
17298 #define MC_CMD_XPM_VERIFY_CONTENTS_IN_LEN 4
17299 /* Data type to be checked */
17300 #define MC_CMD_XPM_VERIFY_CONTENTS_IN_DATA_TYPE_OFST 0
17301 #define MC_CMD_XPM_VERIFY_CONTENTS_IN_DATA_TYPE_LEN 4
17302
17303 /* MC_CMD_XPM_VERIFY_CONTENTS_OUT msgresponse */
17304 #define MC_CMD_XPM_VERIFY_CONTENTS_OUT_LENMIN 12
17305 #define MC_CMD_XPM_VERIFY_CONTENTS_OUT_LENMAX 252
17306 #define MC_CMD_XPM_VERIFY_CONTENTS_OUT_LENMAX_MCDI2 1020
17307 #define MC_CMD_XPM_VERIFY_CONTENTS_OUT_LEN(num) (12+1*(num))
17308 /* Number of sectors found (test builds only) */
17309 #define MC_CMD_XPM_VERIFY_CONTENTS_OUT_NUM_SECTORS_OFST 0
17310 #define MC_CMD_XPM_VERIFY_CONTENTS_OUT_NUM_SECTORS_LEN 4
17311 /* Number of bytes found (test builds only) */
17312 #define MC_CMD_XPM_VERIFY_CONTENTS_OUT_NUM_BYTES_OFST 4
17313 #define MC_CMD_XPM_VERIFY_CONTENTS_OUT_NUM_BYTES_LEN 4
17314 /* Length of signature */
17315 #define MC_CMD_XPM_VERIFY_CONTENTS_OUT_SIG_LENGTH_OFST 8
17316 #define MC_CMD_XPM_VERIFY_CONTENTS_OUT_SIG_LENGTH_LEN 4
17317 /* Signature */
17318 #define MC_CMD_XPM_VERIFY_CONTENTS_OUT_SIGNATURE_OFST 12
17319 #define MC_CMD_XPM_VERIFY_CONTENTS_OUT_SIGNATURE_LEN 1
17320 #define MC_CMD_XPM_VERIFY_CONTENTS_OUT_SIGNATURE_MINNUM 0
17321 #define MC_CMD_XPM_VERIFY_CONTENTS_OUT_SIGNATURE_MAXNUM 240
17322 #define MC_CMD_XPM_VERIFY_CONTENTS_OUT_SIGNATURE_MAXNUM_MCDI2 1008
17323
17324
17325 /***********************************/
17326 /* MC_CMD_SET_EVQ_TMR
17327  * Update the timer load, timer reload and timer mode values for a given EVQ.
17328  * The requested timer values (in TMR_LOAD_REQ_NS and TMR_RELOAD_REQ_NS) will
17329  * be rounded up to the granularity supported by the hardware, then truncated
17330  * to the range supported by the hardware. The resulting value after the
17331  * rounding and truncation will be returned to the caller (in TMR_LOAD_ACT_NS
17332  * and TMR_RELOAD_ACT_NS).
17333  */
17334 #define MC_CMD_SET_EVQ_TMR 0x120
17335 #undef  MC_CMD_0x120_PRIVILEGE_CTG
17336
17337 #define MC_CMD_0x120_PRIVILEGE_CTG SRIOV_CTG_GENERAL
17338
17339 /* MC_CMD_SET_EVQ_TMR_IN msgrequest */
17340 #define MC_CMD_SET_EVQ_TMR_IN_LEN 16
17341 /* Function-relative queue instance */
17342 #define MC_CMD_SET_EVQ_TMR_IN_INSTANCE_OFST 0
17343 #define MC_CMD_SET_EVQ_TMR_IN_INSTANCE_LEN 4
17344 /* Requested value for timer load (in nanoseconds) */
17345 #define MC_CMD_SET_EVQ_TMR_IN_TMR_LOAD_REQ_NS_OFST 4
17346 #define MC_CMD_SET_EVQ_TMR_IN_TMR_LOAD_REQ_NS_LEN 4
17347 /* Requested value for timer reload (in nanoseconds) */
17348 #define MC_CMD_SET_EVQ_TMR_IN_TMR_RELOAD_REQ_NS_OFST 8
17349 #define MC_CMD_SET_EVQ_TMR_IN_TMR_RELOAD_REQ_NS_LEN 4
17350 /* Timer mode. Meanings as per EVQ_TMR_REG.TC_TIMER_VAL */
17351 #define MC_CMD_SET_EVQ_TMR_IN_TMR_MODE_OFST 12
17352 #define MC_CMD_SET_EVQ_TMR_IN_TMR_MODE_LEN 4
17353 #define MC_CMD_SET_EVQ_TMR_IN_TIMER_MODE_DIS 0x0 /* enum */
17354 #define MC_CMD_SET_EVQ_TMR_IN_TIMER_MODE_IMMED_START 0x1 /* enum */
17355 #define MC_CMD_SET_EVQ_TMR_IN_TIMER_MODE_TRIG_START 0x2 /* enum */
17356 #define MC_CMD_SET_EVQ_TMR_IN_TIMER_MODE_INT_HLDOFF 0x3 /* enum */
17357
17358 /* MC_CMD_SET_EVQ_TMR_OUT msgresponse */
17359 #define MC_CMD_SET_EVQ_TMR_OUT_LEN 8
17360 /* Actual value for timer load (in nanoseconds) */
17361 #define MC_CMD_SET_EVQ_TMR_OUT_TMR_LOAD_ACT_NS_OFST 0
17362 #define MC_CMD_SET_EVQ_TMR_OUT_TMR_LOAD_ACT_NS_LEN 4
17363 /* Actual value for timer reload (in nanoseconds) */
17364 #define MC_CMD_SET_EVQ_TMR_OUT_TMR_RELOAD_ACT_NS_OFST 4
17365 #define MC_CMD_SET_EVQ_TMR_OUT_TMR_RELOAD_ACT_NS_LEN 4
17366
17367
17368 /***********************************/
17369 /* MC_CMD_GET_EVQ_TMR_PROPERTIES
17370  * Query properties about the event queue timers.
17371  */
17372 #define MC_CMD_GET_EVQ_TMR_PROPERTIES 0x122
17373 #undef  MC_CMD_0x122_PRIVILEGE_CTG
17374
17375 #define MC_CMD_0x122_PRIVILEGE_CTG SRIOV_CTG_GENERAL
17376
17377 /* MC_CMD_GET_EVQ_TMR_PROPERTIES_IN msgrequest */
17378 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_IN_LEN 0
17379
17380 /* MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT msgresponse */
17381 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_LEN 36
17382 /* Reserved for future use. */
17383 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_FLAGS_OFST 0
17384 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_FLAGS_LEN 4
17385 /* For timers updated via writes to EVQ_TMR_REG, this is the time interval (in
17386  * nanoseconds) for each increment of the timer load/reload count. The
17387  * requested duration of a timer is this value multiplied by the timer
17388  * load/reload count.
17389  */
17390 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_TMR_REG_NS_PER_COUNT_OFST 4
17391 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_TMR_REG_NS_PER_COUNT_LEN 4
17392 /* For timers updated via writes to EVQ_TMR_REG, this is the maximum value
17393  * allowed for timer load/reload counts.
17394  */
17395 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_TMR_REG_MAX_COUNT_OFST 8
17396 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_TMR_REG_MAX_COUNT_LEN 4
17397 /* For timers updated via writes to EVQ_TMR_REG, timer load/reload counts not a
17398  * multiple of this step size will be rounded in an implementation defined
17399  * manner.
17400  */
17401 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_TMR_REG_STEP_OFST 12
17402 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_TMR_REG_STEP_LEN 4
17403 /* Maximum timer duration (in nanoseconds) for timers updated via MCDI. Only
17404  * meaningful if MC_CMD_SET_EVQ_TMR is implemented.
17405  */
17406 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_MCDI_TMR_MAX_NS_OFST 16
17407 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_MCDI_TMR_MAX_NS_LEN 4
17408 /* Timer durations requested via MCDI that are not a multiple of this step size
17409  * will be rounded up. Only meaningful if MC_CMD_SET_EVQ_TMR is implemented.
17410  */
17411 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_MCDI_TMR_STEP_NS_OFST 20
17412 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_MCDI_TMR_STEP_NS_LEN 4
17413 /* For timers updated using the bug35388 workaround, this is the time interval
17414  * (in nanoseconds) for each increment of the timer load/reload count. The
17415  * requested duration of a timer is this value multiplied by the timer
17416  * load/reload count. This field is only meaningful if the bug35388 workaround
17417  * is enabled.
17418  */
17419 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_BUG35388_TMR_NS_PER_COUNT_OFST 24
17420 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_BUG35388_TMR_NS_PER_COUNT_LEN 4
17421 /* For timers updated using the bug35388 workaround, this is the maximum value
17422  * allowed for timer load/reload counts. This field is only meaningful if the
17423  * bug35388 workaround is enabled.
17424  */
17425 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_BUG35388_TMR_MAX_COUNT_OFST 28
17426 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_BUG35388_TMR_MAX_COUNT_LEN 4
17427 /* For timers updated using the bug35388 workaround, timer load/reload counts
17428  * not a multiple of this step size will be rounded in an implementation
17429  * defined manner. This field is only meaningful if the bug35388 workaround is
17430  * enabled.
17431  */
17432 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_BUG35388_TMR_STEP_OFST 32
17433 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_BUG35388_TMR_STEP_LEN 4
17434
17435
17436 /***********************************/
17437 /* MC_CMD_ALLOCATE_TX_VFIFO_CP
17438  * When we use the TX_vFIFO_ULL mode, we can allocate common pools using the
17439  * non used switch buffers.
17440  */
17441 #define MC_CMD_ALLOCATE_TX_VFIFO_CP 0x11d
17442 #undef  MC_CMD_0x11d_PRIVILEGE_CTG
17443
17444 #define MC_CMD_0x11d_PRIVILEGE_CTG SRIOV_CTG_GENERAL
17445
17446 /* MC_CMD_ALLOCATE_TX_VFIFO_CP_IN msgrequest */
17447 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_LEN 20
17448 /* Desired instance. Must be set to a specific instance, which is a function
17449  * local queue index.
17450  */
17451 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_INSTANCE_OFST 0
17452 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_INSTANCE_LEN 4
17453 /* Will the common pool be used as TX_vFIFO_ULL (1) */
17454 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_MODE_OFST 4
17455 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_MODE_LEN 4
17456 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_ENABLED 0x1 /* enum */
17457 /* enum: Using this interface without TX_vFIFO_ULL is not supported for now */
17458 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_DISABLED 0x0
17459 /* Number of buffers to reserve for the common pool */
17460 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_SIZE_OFST 8
17461 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_SIZE_LEN 4
17462 /* TX datapath to which the Common Pool is connected to. */
17463 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_INGRESS_OFST 12
17464 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_INGRESS_LEN 4
17465 /* enum: Extracts information from function */
17466 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_USE_FUNCTION_VALUE -0x1
17467 /* Network port or RX Engine to which the common pool connects. */
17468 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_EGRESS_OFST 16
17469 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_EGRESS_LEN 4
17470 /* enum: Extracts information from function */
17471 /*               MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_USE_FUNCTION_VALUE -0x1 */
17472 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_PORT0 0x0 /* enum */
17473 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_PORT1 0x1 /* enum */
17474 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_PORT2 0x2 /* enum */
17475 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_PORT3 0x3 /* enum */
17476 /* enum: To enable Switch loopback with Rx engine 0 */
17477 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_RX_ENGINE0 0x4
17478 /* enum: To enable Switch loopback with Rx engine 1 */
17479 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_RX_ENGINE1 0x5
17480
17481 /* MC_CMD_ALLOCATE_TX_VFIFO_CP_OUT msgresponse */
17482 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_OUT_LEN 4
17483 /* ID of the common pool allocated */
17484 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_OUT_CP_ID_OFST 0
17485 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_OUT_CP_ID_LEN 4
17486
17487
17488 /***********************************/
17489 /* MC_CMD_ALLOCATE_TX_VFIFO_VFIFO
17490  * When we use the TX_vFIFO_ULL mode, we can allocate vFIFOs using the
17491  * previously allocated common pools.
17492  */
17493 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO 0x11e
17494 #undef  MC_CMD_0x11e_PRIVILEGE_CTG
17495
17496 #define MC_CMD_0x11e_PRIVILEGE_CTG SRIOV_CTG_GENERAL
17497
17498 /* MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN msgrequest */
17499 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_LEN 20
17500 /* Common pool previously allocated to which the new vFIFO will be associated
17501  */
17502 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_CP_OFST 0
17503 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_CP_LEN 4
17504 /* Port or RX engine to associate the vFIFO egress */
17505 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_EGRESS_OFST 4
17506 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_EGRESS_LEN 4
17507 /* enum: Extracts information from common pool */
17508 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_USE_CP_VALUE -0x1
17509 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_PORT0 0x0 /* enum */
17510 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_PORT1 0x1 /* enum */
17511 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_PORT2 0x2 /* enum */
17512 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_PORT3 0x3 /* enum */
17513 /* enum: To enable Switch loopback with Rx engine 0 */
17514 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_RX_ENGINE0 0x4
17515 /* enum: To enable Switch loopback with Rx engine 1 */
17516 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_RX_ENGINE1 0x5
17517 /* Minimum number of buffers that the pool must have */
17518 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_SIZE_OFST 8
17519 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_SIZE_LEN 4
17520 /* enum: Do not check the space available */
17521 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_NO_MINIMUM 0x0
17522 /* Will the vFIFO be used as TX_vFIFO_ULL */
17523 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_MODE_OFST 12
17524 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_MODE_LEN 4
17525 /* Network priority of the vFIFO,if applicable */
17526 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_PRIORITY_OFST 16
17527 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_PRIORITY_LEN 4
17528 /* enum: Search for the lowest unused priority */
17529 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_LOWEST_AVAILABLE -0x1
17530
17531 /* MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_OUT msgresponse */
17532 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_OUT_LEN 8
17533 /* Short vFIFO ID */
17534 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_OUT_VID_OFST 0
17535 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_OUT_VID_LEN 4
17536 /* Network priority of the vFIFO */
17537 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_OUT_PRIORITY_OFST 4
17538 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_OUT_PRIORITY_LEN 4
17539
17540
17541 /***********************************/
17542 /* MC_CMD_TEARDOWN_TX_VFIFO_VF
17543  * This interface clears the configuration of the given vFIFO and leaves it
17544  * ready to be re-used.
17545  */
17546 #define MC_CMD_TEARDOWN_TX_VFIFO_VF 0x11f
17547 #undef  MC_CMD_0x11f_PRIVILEGE_CTG
17548
17549 #define MC_CMD_0x11f_PRIVILEGE_CTG SRIOV_CTG_GENERAL
17550
17551 /* MC_CMD_TEARDOWN_TX_VFIFO_VF_IN msgrequest */
17552 #define MC_CMD_TEARDOWN_TX_VFIFO_VF_IN_LEN 4
17553 /* Short vFIFO ID */
17554 #define MC_CMD_TEARDOWN_TX_VFIFO_VF_IN_VFIFO_OFST 0
17555 #define MC_CMD_TEARDOWN_TX_VFIFO_VF_IN_VFIFO_LEN 4
17556
17557 /* MC_CMD_TEARDOWN_TX_VFIFO_VF_OUT msgresponse */
17558 #define MC_CMD_TEARDOWN_TX_VFIFO_VF_OUT_LEN 0
17559
17560
17561 /***********************************/
17562 /* MC_CMD_DEALLOCATE_TX_VFIFO_CP
17563  * This interface clears the configuration of the given common pool and leaves
17564  * it ready to be re-used.
17565  */
17566 #define MC_CMD_DEALLOCATE_TX_VFIFO_CP 0x121
17567 #undef  MC_CMD_0x121_PRIVILEGE_CTG
17568
17569 #define MC_CMD_0x121_PRIVILEGE_CTG SRIOV_CTG_GENERAL
17570
17571 /* MC_CMD_DEALLOCATE_TX_VFIFO_CP_IN msgrequest */
17572 #define MC_CMD_DEALLOCATE_TX_VFIFO_CP_IN_LEN 4
17573 /* Common pool ID given when pool allocated */
17574 #define MC_CMD_DEALLOCATE_TX_VFIFO_CP_IN_POOL_ID_OFST 0
17575 #define MC_CMD_DEALLOCATE_TX_VFIFO_CP_IN_POOL_ID_LEN 4
17576
17577 /* MC_CMD_DEALLOCATE_TX_VFIFO_CP_OUT msgresponse */
17578 #define MC_CMD_DEALLOCATE_TX_VFIFO_CP_OUT_LEN 0
17579
17580
17581 /***********************************/
17582 /* MC_CMD_REKEY
17583  * This request causes the NIC to generate a new per-NIC key and program it
17584  * into the write-once memory. During the process all flash partitions that are
17585  * protected with a CMAC are verified with the old per-NIC key and then signed
17586  * with the new per-NIC key. If the NIC has already reached its rekey limit the
17587  * REKEY op will return MC_CMD_ERR_ERANGE. The REKEY op may block until
17588  * completion or it may return 0 and continue processing, therefore the caller
17589  * must poll at least once to confirm that the rekeying has completed. The POLL
17590  * operation returns MC_CMD_ERR_EBUSY if the rekey process is still running
17591  * otherwise it will return the result of the last completed rekey operation,
17592  * or 0 if there has not been a previous rekey.
17593  */
17594 #define MC_CMD_REKEY 0x123
17595 #undef  MC_CMD_0x123_PRIVILEGE_CTG
17596
17597 #define MC_CMD_0x123_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
17598
17599 /* MC_CMD_REKEY_IN msgrequest */
17600 #define MC_CMD_REKEY_IN_LEN 4
17601 /* the type of operation requested */
17602 #define MC_CMD_REKEY_IN_OP_OFST 0
17603 #define MC_CMD_REKEY_IN_OP_LEN 4
17604 /* enum: Start the rekeying operation */
17605 #define MC_CMD_REKEY_IN_OP_REKEY 0x0
17606 /* enum: Poll for completion of the rekeying operation */
17607 #define MC_CMD_REKEY_IN_OP_POLL 0x1
17608
17609 /* MC_CMD_REKEY_OUT msgresponse */
17610 #define MC_CMD_REKEY_OUT_LEN 0
17611
17612
17613 /***********************************/
17614 /* MC_CMD_SWITCH_GET_UNASSIGNED_BUFFERS
17615  * This interface allows the host to find out how many common pool buffers are
17616  * not yet assigned.
17617  */
17618 #define MC_CMD_SWITCH_GET_UNASSIGNED_BUFFERS 0x124
17619 #undef  MC_CMD_0x124_PRIVILEGE_CTG
17620
17621 #define MC_CMD_0x124_PRIVILEGE_CTG SRIOV_CTG_GENERAL
17622
17623 /* MC_CMD_SWITCH_GET_UNASSIGNED_BUFFERS_IN msgrequest */
17624 #define MC_CMD_SWITCH_GET_UNASSIGNED_BUFFERS_IN_LEN 0
17625
17626 /* MC_CMD_SWITCH_GET_UNASSIGNED_BUFFERS_OUT msgresponse */
17627 #define MC_CMD_SWITCH_GET_UNASSIGNED_BUFFERS_OUT_LEN 8
17628 /* Available buffers for the ENG to NET vFIFOs. */
17629 #define MC_CMD_SWITCH_GET_UNASSIGNED_BUFFERS_OUT_NET_OFST 0
17630 #define MC_CMD_SWITCH_GET_UNASSIGNED_BUFFERS_OUT_NET_LEN 4
17631 /* Available buffers for the ENG to ENG and NET to ENG vFIFOs. */
17632 #define MC_CMD_SWITCH_GET_UNASSIGNED_BUFFERS_OUT_ENG_OFST 4
17633 #define MC_CMD_SWITCH_GET_UNASSIGNED_BUFFERS_OUT_ENG_LEN 4
17634
17635
17636 /***********************************/
17637 /* MC_CMD_SET_SECURITY_FUSES
17638  * Change the security level of the adapter by setting bits in the write-once
17639  * memory. The firmware maps each flag in the message to a set of one or more
17640  * hardware-defined or software-defined bits and sets these bits in the write-
17641  * once memory. For Medford the hardware-defined bits are defined in
17642  * SF-112079-PS 5.3, the software-defined bits are defined in xpm.h. Returns 0
17643  * if all of the required bits were set and returns MC_CMD_ERR_EIO if any of
17644  * the required bits were not set.
17645  */
17646 #define MC_CMD_SET_SECURITY_FUSES 0x126
17647 #undef  MC_CMD_0x126_PRIVILEGE_CTG
17648
17649 #define MC_CMD_0x126_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
17650
17651 /* MC_CMD_SET_SECURITY_FUSES_IN msgrequest */
17652 #define MC_CMD_SET_SECURITY_FUSES_IN_LEN 4
17653 /* Flags specifying what type of security features are being set */
17654 #define MC_CMD_SET_SECURITY_FUSES_IN_FLAGS_OFST 0
17655 #define MC_CMD_SET_SECURITY_FUSES_IN_FLAGS_LEN 4
17656 #define MC_CMD_SET_SECURITY_FUSES_IN_SECURE_BOOT_LBN 0
17657 #define MC_CMD_SET_SECURITY_FUSES_IN_SECURE_BOOT_WIDTH 1
17658 #define MC_CMD_SET_SECURITY_FUSES_IN_REJECT_TEST_SIGNED_LBN 1
17659 #define MC_CMD_SET_SECURITY_FUSES_IN_REJECT_TEST_SIGNED_WIDTH 1
17660 #define MC_CMD_SET_SECURITY_FUSES_IN_SOFT_CONFIG_LBN 31
17661 #define MC_CMD_SET_SECURITY_FUSES_IN_SOFT_CONFIG_WIDTH 1
17662
17663 /* MC_CMD_SET_SECURITY_FUSES_OUT msgresponse */
17664 #define MC_CMD_SET_SECURITY_FUSES_OUT_LEN 0
17665
17666 /* MC_CMD_SET_SECURITY_FUSES_V2_OUT msgresponse */
17667 #define MC_CMD_SET_SECURITY_FUSES_V2_OUT_LEN 4
17668 /* Flags specifying which security features are enforced on the NIC after the
17669  * flags in the request have been applied. See
17670  * MC_CMD_SET_SECURITY_FUSES_IN/FLAGS for flag definitions.
17671  */
17672 #define MC_CMD_SET_SECURITY_FUSES_V2_OUT_FLAGS_OFST 0
17673 #define MC_CMD_SET_SECURITY_FUSES_V2_OUT_FLAGS_LEN 4
17674
17675
17676 /***********************************/
17677 /* MC_CMD_TSA_INFO
17678  * Messages sent from TSA adapter to TSA controller. This command is only valid
17679  * when the MCDI header has MESSAGE_TYPE set to MCDI_MESSAGE_TYPE_TSA. This
17680  * command is not sent by the driver to the MC; it is sent from the MC to a TSA
17681  * controller, being treated more like an alert message rather than a command;
17682  * hence the MC does not expect a response in return. Doxbox reference
17683  * SF-117371-SW
17684  */
17685 #define MC_CMD_TSA_INFO 0x127
17686 #undef  MC_CMD_0x127_PRIVILEGE_CTG
17687
17688 #define MC_CMD_0x127_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
17689
17690 /* MC_CMD_TSA_INFO_IN msgrequest */
17691 #define MC_CMD_TSA_INFO_IN_LEN 4
17692 #define MC_CMD_TSA_INFO_IN_OP_HDR_OFST 0
17693 #define MC_CMD_TSA_INFO_IN_OP_HDR_LEN 4
17694 #define MC_CMD_TSA_INFO_IN_OP_LBN 0
17695 #define MC_CMD_TSA_INFO_IN_OP_WIDTH 16
17696 /* enum: Information about recently discovered local IP address of the adapter
17697  */
17698 #define MC_CMD_TSA_INFO_OP_LOCAL_IP 0x1
17699 /* enum: Information about a sampled packet that either - did not match any
17700  * black/white-list filters and was allowed by the default filter or - did not
17701  * match any black/white-list filters and was denied by the default filter
17702  */
17703 #define MC_CMD_TSA_INFO_OP_PKT_SAMPLE 0x2
17704 /* enum: Information about an unbind or decommission attempt. */
17705 #define MC_CMD_TSA_INFO_OP_UNBIND 0x3
17706
17707 /* MC_CMD_TSA_INFO_IN_LOCAL_IP msgrequest:
17708  *
17709  * The TSA controller maintains a list of IP addresses valid for each port of a
17710  * TSA adapter. The TSA controller requires information from the adapter
17711  * inorder to learn new IP addresses assigned to a physical port and to
17712  * identify those that are no longer assigned to the physical port. For this
17713  * purpose, the TSA adapter snoops ARP replys, gratuitous ARP requests and ARP
17714  * probe packets seen on each physical port. This definition describes the
17715  * format of the notification message sent from a TSA adapter to a TSA
17716  * controller related to any information related to a change in IP address
17717  * assignment for a port. Doxbox reference SF-117371.
17718  *
17719  * There may be a possibility of combining multiple notifications in a single
17720  * message in future. When that happens, a new flag can be defined using the
17721  * reserved bits to describe the extended format of this notification.
17722  */
17723 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_LEN 18
17724 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_OP_HDR_OFST 0
17725 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_OP_HDR_LEN 4
17726 /* Additional metadata describing the IP address information such as source of
17727  * information retrieval, type of IP address, physical port number.
17728  */
17729 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_META_OFST 4
17730 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_META_LEN 4
17731 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_META_PORT_INDEX_LBN 0
17732 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_META_PORT_INDEX_WIDTH 8
17733 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_RESERVED_LBN 8
17734 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_RESERVED_WIDTH 8
17735 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_META_REASON_LBN 16
17736 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_META_REASON_WIDTH 8
17737 /* enum: ARP reply sent out of the physical port */
17738 #define MC_CMD_TSA_INFO_IP_REASON_TX_ARP 0x0
17739 /* enum: ARP probe packet received on the physical port */
17740 #define MC_CMD_TSA_INFO_IP_REASON_RX_ARP_PROBE 0x1
17741 /* enum: Gratuitous ARP packet received on the physical port */
17742 #define MC_CMD_TSA_INFO_IP_REASON_RX_GRATUITOUS_ARP 0x2
17743 /* enum: DHCP ACK packet received on the physical port */
17744 #define MC_CMD_TSA_INFO_IP_REASON_RX_DHCP_ACK 0x3
17745 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_META_IPV4_LBN 24
17746 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_META_IPV4_WIDTH 1
17747 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_RESERVED1_LBN 25
17748 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_RESERVED1_WIDTH 7
17749 /* IPV4 address retrieved from the sampled packets. This field is relevant only
17750  * when META_IPV4 is set to 1.
17751  */
17752 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_IPV4_ADDR_OFST 8
17753 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_IPV4_ADDR_LEN 4
17754 /* Target MAC address retrieved from the sampled packet. */
17755 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_MAC_ADDR_OFST 12
17756 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_MAC_ADDR_LEN 1
17757 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_MAC_ADDR_NUM 6
17758
17759 /* MC_CMD_TSA_INFO_IN_PKT_SAMPLE msgrequest:
17760  *
17761  * It is desireable for the TSA controller to learn the traffic pattern of
17762  * packets seen at the network port being monitored. In order to learn about
17763  * the traffic pattern, the TSA controller may want to sample packets seen at
17764  * the network port. Based on the packet samples that the TSA controller
17765  * receives from the adapter, the controller may choose to configure additional
17766  * black-list or white-list rules to allow or block packets as required.
17767  *
17768  * Although the entire sampled packet as seen on the network port is available
17769  * to the MC the length of sampled packet sent to controller is restricted by
17770  * MCDI payload size. Besides, the TSA controller does not require the entire
17771  * packet to make decisions about filter updates. Hence the packet sample being
17772  * passed to the controller is truncated to 128 bytes. This length is large
17773  * enough to hold the ethernet header, IP header and maximum length of
17774  * supported L4 protocol headers (IPv4 only, but can hold IPv6 header too, if
17775  * required in future).
17776  *
17777  * The intention is that any future changes to this message format that are not
17778  * backwards compatible will be defined with a new operation code.
17779  */
17780 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_LEN 136
17781 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_OP_HDR_OFST 0
17782 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_OP_HDR_LEN 4
17783 /* Additional metadata describing the sampled packet */
17784 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_META_OFST 4
17785 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_META_LEN 4
17786 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_META_PORT_INDEX_LBN 0
17787 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_META_PORT_INDEX_WIDTH 8
17788 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_META_DIRECTION_LBN 8
17789 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_META_DIRECTION_WIDTH 1
17790 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_RESERVED_LBN 9
17791 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_RESERVED_WIDTH 7
17792 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_META_ACTION_MASK_LBN 16
17793 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_META_ACTION_MASK_WIDTH 4
17794 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_META_ACTION_ALLOW_LBN 16
17795 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_META_ACTION_ALLOW_WIDTH 1
17796 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_META_ACTION_DENY_LBN 17
17797 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_META_ACTION_DENY_WIDTH 1
17798 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_META_ACTION_COUNT_LBN 18
17799 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_META_ACTION_COUNT_WIDTH 1
17800 /* 128-byte raw prefix of the sampled packet which includes the ethernet
17801  * header, IP header and L4 protocol header (only IPv4 supported initially).
17802  * This provides the controller enough information about the packet sample to
17803  * report traffic patterns seen on a network port and to make decisions
17804  * concerning rule-set updates.
17805  */
17806 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_PACKET_DATA_OFST 8
17807 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_PACKET_DATA_LEN 1
17808 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_PACKET_DATA_NUM 128
17809
17810 /* MC_CMD_TSA_INFO_IN_UNBIND msgrequest: Information about an unbind or
17811  * decommission attempt. The purpose of this event is to let the controller
17812  * know about unbind and decommission attempts (both successful and failed)
17813  * received from the adapter host. The event is not sent if the unbind or
17814  * decommission request was received from the controller.
17815  */
17816 #define MC_CMD_TSA_INFO_IN_UNBIND_LEN 12
17817 #define MC_CMD_TSA_INFO_IN_UNBIND_OP_HDR_OFST 0
17818 #define MC_CMD_TSA_INFO_IN_UNBIND_OP_HDR_LEN 4
17819 #define MC_CMD_TSA_INFO_IN_UNBIND_OP_LBN 0
17820 #define MC_CMD_TSA_INFO_IN_UNBIND_OP_WIDTH 16
17821 /* Type of the unbind attempt. */
17822 #define MC_CMD_TSA_INFO_IN_UNBIND_TYPE_OFST 4
17823 #define MC_CMD_TSA_INFO_IN_UNBIND_TYPE_LEN 4
17824 /* enum: This event is sent because MC_CMD_TSA_BIND_OP_SECURE_UNBIND was
17825  * received from the adapter local host.
17826  */
17827 #define MC_CMD_TSA_INFO_UNBIND_TYPE_SECURE_UNBIND 0x1
17828 /* enum: This event is sent because MC_CMD_TSA_BIND_OP_SECURE_DECOMMISSION was
17829  * received from the adapter local host.
17830  */
17831 #define MC_CMD_TSA_INFO_UNBIND_TYPE_SECURE_DECOMMISSION 0x2
17832 /* Result of the attempt. */
17833 #define MC_CMD_TSA_INFO_IN_UNBIND_RESULT_OFST 8
17834 #define MC_CMD_TSA_INFO_IN_UNBIND_RESULT_LEN 4
17835 /*            Enum values, see field(s): */
17836 /*               MC_CMD_TSA_BIND/MC_CMD_TSA_BIND_OUT_SECURE_UNBIND/RESULT */
17837
17838 /* MC_CMD_TSA_INFO_OUT msgresponse */
17839 #define MC_CMD_TSA_INFO_OUT_LEN 0
17840
17841
17842 /***********************************/
17843 /* MC_CMD_HOST_INFO
17844  * Commands to appply or retrieve host-related information from an adapter.
17845  * Doxbox reference SF-117371-SW
17846  */
17847 #define MC_CMD_HOST_INFO 0x128
17848 #undef  MC_CMD_0x128_PRIVILEGE_CTG
17849
17850 #define MC_CMD_0x128_PRIVILEGE_CTG SRIOV_CTG_ADMIN
17851
17852 /* MC_CMD_HOST_INFO_IN msgrequest */
17853 #define MC_CMD_HOST_INFO_IN_LEN 4
17854 /* sub-operation code info */
17855 #define MC_CMD_HOST_INFO_IN_OP_HDR_OFST 0
17856 #define MC_CMD_HOST_INFO_IN_OP_HDR_LEN 4
17857 #define MC_CMD_HOST_INFO_IN_OP_LBN 0
17858 #define MC_CMD_HOST_INFO_IN_OP_WIDTH 16
17859 /* enum: Read a 16-byte unique host identifier from the adapter. This UUID
17860  * helps to identify the host that an adapter is plugged into. This identifier
17861  * is ideally the system UUID retrieved and set by the UEFI driver. If the UEFI
17862  * driver is unable to extract the system UUID, it would still set a random
17863  * 16-byte value into each supported SF adapter plugged into it. Host UUIDs may
17864  * change if the system is power-cycled, however, they persist across adapter
17865  * resets. If the host UUID was not set on an adapter, due to an unsupported
17866  * version of UEFI driver, then this command returns an error. Doxbox reference
17867  * - SF-117371-SW section 'Host UUID'.
17868  */
17869 #define MC_CMD_HOST_INFO_OP_GET_UUID 0x0
17870 /* enum: Set a 16-byte unique host identifier on the adapter to identify the
17871  * host that the adapter is plugged into. See MC_CMD_HOST_INFO_OP_GET_UUID for
17872  * further details.
17873  */
17874 #define MC_CMD_HOST_INFO_OP_SET_UUID 0x1
17875
17876 /* MC_CMD_HOST_INFO_IN_GET_UUID msgrequest */
17877 #define MC_CMD_HOST_INFO_IN_GET_UUID_LEN 4
17878 /* sub-operation code info */
17879 #define MC_CMD_HOST_INFO_IN_GET_UUID_OP_HDR_OFST 0
17880 #define MC_CMD_HOST_INFO_IN_GET_UUID_OP_HDR_LEN 4
17881
17882 /* MC_CMD_HOST_INFO_OUT_GET_UUID msgresponse */
17883 #define MC_CMD_HOST_INFO_OUT_GET_UUID_LEN 16
17884 /* 16-byte host UUID read out of the adapter. See MC_CMD_HOST_INFO_OP_GET_UUID
17885  * for further details.
17886  */
17887 #define MC_CMD_HOST_INFO_OUT_GET_UUID_HOST_UUID_OFST 0
17888 #define MC_CMD_HOST_INFO_OUT_GET_UUID_HOST_UUID_LEN 1
17889 #define MC_CMD_HOST_INFO_OUT_GET_UUID_HOST_UUID_NUM 16
17890
17891 /* MC_CMD_HOST_INFO_IN_SET_UUID msgrequest */
17892 #define MC_CMD_HOST_INFO_IN_SET_UUID_LEN 20
17893 /* sub-operation code info */
17894 #define MC_CMD_HOST_INFO_IN_SET_UUID_OP_HDR_OFST 0
17895 #define MC_CMD_HOST_INFO_IN_SET_UUID_OP_HDR_LEN 4
17896 /* 16-byte host UUID set on the adapter. See MC_CMD_HOST_INFO_OP_GET_UUID for
17897  * further details.
17898  */
17899 #define MC_CMD_HOST_INFO_IN_SET_UUID_HOST_UUID_OFST 4
17900 #define MC_CMD_HOST_INFO_IN_SET_UUID_HOST_UUID_LEN 1
17901 #define MC_CMD_HOST_INFO_IN_SET_UUID_HOST_UUID_NUM 16
17902
17903 /* MC_CMD_HOST_INFO_OUT_SET_UUID msgresponse */
17904 #define MC_CMD_HOST_INFO_OUT_SET_UUID_LEN 0
17905
17906
17907 /***********************************/
17908 /* MC_CMD_TSAN_INFO
17909  * Get TSA adapter information. TSA controllers query each TSA adapter to learn
17910  * some configuration parameters of each adapter. Doxbox reference SF-117371-SW
17911  * section 'Adapter Information'
17912  */
17913 #define MC_CMD_TSAN_INFO 0x129
17914 #undef  MC_CMD_0x129_PRIVILEGE_CTG
17915
17916 #define MC_CMD_0x129_PRIVILEGE_CTG SRIOV_CTG_ADMIN
17917
17918 /* MC_CMD_TSAN_INFO_IN msgrequest */
17919 #define MC_CMD_TSAN_INFO_IN_LEN 4
17920 /* sub-operation code info */
17921 #define MC_CMD_TSAN_INFO_IN_OP_HDR_OFST 0
17922 #define MC_CMD_TSAN_INFO_IN_OP_HDR_LEN 4
17923 #define MC_CMD_TSAN_INFO_IN_OP_LBN 0
17924 #define MC_CMD_TSAN_INFO_IN_OP_WIDTH 16
17925 /* enum: Read configuration parameters and IDs that uniquely identify an
17926  * adapter. The parameters include - host identification, adapter
17927  * identification string and number of physical ports on the adapter.
17928  */
17929 #define MC_CMD_TSAN_INFO_OP_GET_CFG 0x0
17930
17931 /* MC_CMD_TSAN_INFO_IN_GET_CFG msgrequest */
17932 #define MC_CMD_TSAN_INFO_IN_GET_CFG_LEN 4
17933 /* sub-operation code info */
17934 #define MC_CMD_TSAN_INFO_IN_GET_CFG_OP_HDR_OFST 0
17935 #define MC_CMD_TSAN_INFO_IN_GET_CFG_OP_HDR_LEN 4
17936
17937 /* MC_CMD_TSAN_INFO_OUT_GET_CFG msgresponse */
17938 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_LEN 26
17939 /* Information about the configuration parameters returned in this response. */
17940 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_CONFIG_WORD_OFST 0
17941 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_CONFIG_WORD_LEN 4
17942 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_CAP_FLAGS_LBN 0
17943 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_CAP_FLAGS_WIDTH 16
17944 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_FLAG_HOST_UUID_VALID_LBN 0
17945 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_FLAG_HOST_UUID_VALID_WIDTH 1
17946 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_NUM_PORTS_LBN 16
17947 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_NUM_PORTS_WIDTH 8
17948 /* 16-byte host UUID read out of the adapter. See MC_CMD_HOST_INFO_OP_GET_UUID
17949  * for further details.
17950  */
17951 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_HOST_UUID_OFST 4
17952 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_HOST_UUID_LEN 1
17953 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_HOST_UUID_NUM 16
17954 /* A unique identifier per adapter. The base MAC address of the card is used
17955  * for this purpose.
17956  */
17957 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_GUID_OFST 20
17958 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_GUID_LEN 1
17959 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_GUID_NUM 6
17960
17961 /* MC_CMD_TSAN_INFO_OUT_GET_CFG_V2 msgresponse */
17962 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_LEN 36
17963 /* Information about the configuration parameters returned in this response. */
17964 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_CONFIG_WORD_OFST 0
17965 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_CONFIG_WORD_LEN 4
17966 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_CAP_FLAGS_LBN 0
17967 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_CAP_FLAGS_WIDTH 16
17968 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_FLAG_HOST_UUID_VALID_LBN 0
17969 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_FLAG_HOST_UUID_VALID_WIDTH 1
17970 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_NUM_PORTS_LBN 16
17971 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_NUM_PORTS_WIDTH 8
17972 /* 16-byte host UUID read out of the adapter. See MC_CMD_HOST_INFO_OP_GET_UUID
17973  * for further details.
17974  */
17975 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_HOST_UUID_OFST 4
17976 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_HOST_UUID_LEN 1
17977 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_HOST_UUID_NUM 16
17978 /* A unique identifier per adapter. The base MAC address of the card is used
17979  * for this purpose.
17980  */
17981 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_GUID_OFST 20
17982 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_GUID_LEN 1
17983 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_GUID_NUM 6
17984 /* Unused bytes, defined for 32-bit alignment of new fields. */
17985 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_UNUSED_OFST 26
17986 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_UNUSED_LEN 2
17987 /* Maximum number of TSA statistics counters in each direction of dataflow
17988  * supported on the card. Note that the statistics counters are always
17989  * allocated in pairs, i.e. a counter ID is associated with one Tx and one Rx
17990  * counter.
17991  */
17992 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_MAX_STATS_OFST 28
17993 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_MAX_STATS_LEN 4
17994 /* Width of each statistics counter (represented in bits). This gives an
17995  * indication of wrap point to the user.
17996  */
17997 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_STATS_WIDTH_OFST 32
17998 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_STATS_WIDTH_LEN 4
17999
18000
18001 /***********************************/
18002 /* MC_CMD_TSA_STATISTICS
18003  * TSA adapter statistics operations.
18004  */
18005 #define MC_CMD_TSA_STATISTICS 0x130
18006 #undef  MC_CMD_0x130_PRIVILEGE_CTG
18007
18008 #define MC_CMD_0x130_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
18009
18010 /* MC_CMD_TSA_STATISTICS_IN msgrequest */
18011 #define MC_CMD_TSA_STATISTICS_IN_LEN 4
18012 /* TSA statistics sub-operation code */
18013 #define MC_CMD_TSA_STATISTICS_IN_OP_CODE_OFST 0
18014 #define MC_CMD_TSA_STATISTICS_IN_OP_CODE_LEN 4
18015 /* enum: Get the configuration parameters that describe the TSA statistics
18016  * layout on the adapter.
18017  */
18018 #define MC_CMD_TSA_STATISTICS_OP_GET_CONFIG 0x0
18019 /* enum: Read and/or clear TSA statistics counters. */
18020 #define MC_CMD_TSA_STATISTICS_OP_READ_CLEAR 0x1
18021
18022 /* MC_CMD_TSA_STATISTICS_IN_GET_CONFIG msgrequest */
18023 #define MC_CMD_TSA_STATISTICS_IN_GET_CONFIG_LEN 4
18024 /* TSA statistics sub-operation code */
18025 #define MC_CMD_TSA_STATISTICS_IN_GET_CONFIG_OP_CODE_OFST 0
18026 #define MC_CMD_TSA_STATISTICS_IN_GET_CONFIG_OP_CODE_LEN 4
18027
18028 /* MC_CMD_TSA_STATISTICS_OUT_GET_CONFIG msgresponse */
18029 #define MC_CMD_TSA_STATISTICS_OUT_GET_CONFIG_LEN 8
18030 /* Maximum number of TSA statistics counters in each direction of dataflow
18031  * supported on the card. Note that the statistics counters are always
18032  * allocated in pairs, i.e. a counter ID is associated with one Tx and one Rx
18033  * counter.
18034  */
18035 #define MC_CMD_TSA_STATISTICS_OUT_GET_CONFIG_MAX_STATS_OFST 0
18036 #define MC_CMD_TSA_STATISTICS_OUT_GET_CONFIG_MAX_STATS_LEN 4
18037 /* Width of each statistics counter (represented in bits). This gives an
18038  * indication of wrap point to the user.
18039  */
18040 #define MC_CMD_TSA_STATISTICS_OUT_GET_CONFIG_STATS_WIDTH_OFST 4
18041 #define MC_CMD_TSA_STATISTICS_OUT_GET_CONFIG_STATS_WIDTH_LEN 4
18042
18043 /* MC_CMD_TSA_STATISTICS_IN_READ_CLEAR msgrequest */
18044 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_LENMIN 20
18045 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_LENMAX 252
18046 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_LENMAX_MCDI2 1020
18047 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_LEN(num) (16+4*(num))
18048 /* TSA statistics sub-operation code */
18049 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_OP_CODE_OFST 0
18050 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_OP_CODE_LEN 4
18051 /* Parameters describing the statistics operation */
18052 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_FLAGS_OFST 4
18053 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_FLAGS_LEN 4
18054 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_READ_LBN 0
18055 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_READ_WIDTH 1
18056 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_CLEAR_LBN 1
18057 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_CLEAR_WIDTH 1
18058 /* Counter ID list specification type */
18059 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_MODE_OFST 8
18060 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_MODE_LEN 4
18061 /* enum: The statistics counters are specified as an unordered list of
18062  * individual counter ID.
18063  */
18064 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_LIST 0x0
18065 /* enum: The statistics counters are specified as a range of consecutive
18066  * counter IDs.
18067  */
18068 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_RANGE 0x1
18069 /* Number of statistics counters */
18070 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_NUM_STATS_OFST 12
18071 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_NUM_STATS_LEN 4
18072 /* Counter IDs to be read/cleared. When mode is set to LIST, this entry holds a
18073  * list of counter IDs to be operated on. When mode is set to RANGE, this entry
18074  * holds a single counter ID representing the start of the range of counter IDs
18075  * to be operated on.
18076  */
18077 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_COUNTER_ID_OFST 16
18078 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_COUNTER_ID_LEN 4
18079 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_COUNTER_ID_MINNUM 1
18080 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_COUNTER_ID_MAXNUM 59
18081 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_COUNTER_ID_MAXNUM_MCDI2 251
18082
18083 /* MC_CMD_TSA_STATISTICS_OUT_READ_CLEAR msgresponse */
18084 #define MC_CMD_TSA_STATISTICS_OUT_READ_CLEAR_LENMIN 24
18085 #define MC_CMD_TSA_STATISTICS_OUT_READ_CLEAR_LENMAX 248
18086 #define MC_CMD_TSA_STATISTICS_OUT_READ_CLEAR_LENMAX_MCDI2 1016
18087 #define MC_CMD_TSA_STATISTICS_OUT_READ_CLEAR_LEN(num) (8+16*(num))
18088 /* Number of statistics counters returned in this response */
18089 #define MC_CMD_TSA_STATISTICS_OUT_READ_CLEAR_NUM_STATS_OFST 0
18090 #define MC_CMD_TSA_STATISTICS_OUT_READ_CLEAR_NUM_STATS_LEN 4
18091 /* MC_TSA_STATISTICS_ENTRY Note that this field is expected to start at a
18092  * 64-bit aligned offset
18093  */
18094 #define MC_CMD_TSA_STATISTICS_OUT_READ_CLEAR_STATS_COUNTERS_OFST 8
18095 #define MC_CMD_TSA_STATISTICS_OUT_READ_CLEAR_STATS_COUNTERS_LEN 16
18096 #define MC_CMD_TSA_STATISTICS_OUT_READ_CLEAR_STATS_COUNTERS_MINNUM 1
18097 #define MC_CMD_TSA_STATISTICS_OUT_READ_CLEAR_STATS_COUNTERS_MAXNUM 15
18098 #define MC_CMD_TSA_STATISTICS_OUT_READ_CLEAR_STATS_COUNTERS_MAXNUM_MCDI2 63
18099
18100 /* MC_TSA_STATISTICS_ENTRY structuredef */
18101 #define MC_TSA_STATISTICS_ENTRY_LEN 16
18102 /* Tx statistics counter */
18103 #define MC_TSA_STATISTICS_ENTRY_TX_STAT_OFST 0
18104 #define MC_TSA_STATISTICS_ENTRY_TX_STAT_LEN 8
18105 #define MC_TSA_STATISTICS_ENTRY_TX_STAT_LO_OFST 0
18106 #define MC_TSA_STATISTICS_ENTRY_TX_STAT_HI_OFST 4
18107 #define MC_TSA_STATISTICS_ENTRY_TX_STAT_LBN 0
18108 #define MC_TSA_STATISTICS_ENTRY_TX_STAT_WIDTH 64
18109 /* Rx statistics counter */
18110 #define MC_TSA_STATISTICS_ENTRY_RX_STAT_OFST 8
18111 #define MC_TSA_STATISTICS_ENTRY_RX_STAT_LEN 8
18112 #define MC_TSA_STATISTICS_ENTRY_RX_STAT_LO_OFST 8
18113 #define MC_TSA_STATISTICS_ENTRY_RX_STAT_HI_OFST 12
18114 #define MC_TSA_STATISTICS_ENTRY_RX_STAT_LBN 64
18115 #define MC_TSA_STATISTICS_ENTRY_RX_STAT_WIDTH 64
18116
18117
18118 /***********************************/
18119 /* MC_CMD_ERASE_INITIAL_NIC_SECRET
18120  * This request causes the NIC to find the initial NIC secret (programmed
18121  * during ATE) in XPM memory and if and only if the NIC has already been
18122  * rekeyed with MC_CMD_REKEY, erase it. This is used by manftest after
18123  * installing TSA binding certificates. See SF-117631-TC.
18124  */
18125 #define MC_CMD_ERASE_INITIAL_NIC_SECRET 0x131
18126 #undef  MC_CMD_0x131_PRIVILEGE_CTG
18127
18128 #define MC_CMD_0x131_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
18129
18130 /* MC_CMD_ERASE_INITIAL_NIC_SECRET_IN msgrequest */
18131 #define MC_CMD_ERASE_INITIAL_NIC_SECRET_IN_LEN 0
18132
18133 /* MC_CMD_ERASE_INITIAL_NIC_SECRET_OUT msgresponse */
18134 #define MC_CMD_ERASE_INITIAL_NIC_SECRET_OUT_LEN 0
18135
18136
18137 /***********************************/
18138 /* MC_CMD_TSA_CONFIG
18139  * TSA adapter configuration operations. This command is used to prepare the
18140  * NIC for TSA binding.
18141  */
18142 #define MC_CMD_TSA_CONFIG 0x64
18143 #undef  MC_CMD_0x64_PRIVILEGE_CTG
18144
18145 #define MC_CMD_0x64_PRIVILEGE_CTG SRIOV_CTG_ADMIN
18146
18147 /* MC_CMD_TSA_CONFIG_IN msgrequest */
18148 #define MC_CMD_TSA_CONFIG_IN_LEN 4
18149 /* TSA configuration sub-operation code */
18150 #define MC_CMD_TSA_CONFIG_IN_OP_OFST 0
18151 #define MC_CMD_TSA_CONFIG_IN_OP_LEN 4
18152 /* enum: Append a single item to the tsa_config partition. Items will be
18153  * encrypted unless they are declared as non-sensitive. Returns
18154  * MC_CMD_ERR_EEXIST if the tag is already present.
18155  */
18156 #define MC_CMD_TSA_CONFIG_OP_APPEND 0x1
18157 /* enum: Reset the tsa_config partition to a clean state. */
18158 #define MC_CMD_TSA_CONFIG_OP_RESET 0x2
18159 /* enum: Read back a configured item from tsa_config partition. Returns
18160  * MC_CMD_ERR_ENOENT if the item doesn't exist, or MC_CMD_ERR_EPERM if the item
18161  * is declared as sensitive (i.e. is encrypted).
18162  */
18163 #define MC_CMD_TSA_CONFIG_OP_READ 0x3
18164
18165 /* MC_CMD_TSA_CONFIG_IN_APPEND msgrequest */
18166 #define MC_CMD_TSA_CONFIG_IN_APPEND_LENMIN 12
18167 #define MC_CMD_TSA_CONFIG_IN_APPEND_LENMAX 252
18168 #define MC_CMD_TSA_CONFIG_IN_APPEND_LENMAX_MCDI2 1020
18169 #define MC_CMD_TSA_CONFIG_IN_APPEND_LEN(num) (12+1*(num))
18170 /* TSA configuration sub-operation code. The value shall be
18171  * MC_CMD_TSA_CONFIG_OP_APPEND.
18172  */
18173 #define MC_CMD_TSA_CONFIG_IN_APPEND_OP_OFST 0
18174 #define MC_CMD_TSA_CONFIG_IN_APPEND_OP_LEN 4
18175 /* The tag to be appended */
18176 #define MC_CMD_TSA_CONFIG_IN_APPEND_TAG_OFST 4
18177 #define MC_CMD_TSA_CONFIG_IN_APPEND_TAG_LEN 4
18178 /* The length of the data in bytes */
18179 #define MC_CMD_TSA_CONFIG_IN_APPEND_LENGTH_OFST 8
18180 #define MC_CMD_TSA_CONFIG_IN_APPEND_LENGTH_LEN 4
18181 /* The item data */
18182 #define MC_CMD_TSA_CONFIG_IN_APPEND_DATA_OFST 12
18183 #define MC_CMD_TSA_CONFIG_IN_APPEND_DATA_LEN 1
18184 #define MC_CMD_TSA_CONFIG_IN_APPEND_DATA_MINNUM 0
18185 #define MC_CMD_TSA_CONFIG_IN_APPEND_DATA_MAXNUM 240
18186 #define MC_CMD_TSA_CONFIG_IN_APPEND_DATA_MAXNUM_MCDI2 1008
18187
18188 /* MC_CMD_TSA_CONFIG_OUT_APPEND msgresponse */
18189 #define MC_CMD_TSA_CONFIG_OUT_APPEND_LEN 0
18190
18191 /* MC_CMD_TSA_CONFIG_IN_RESET msgrequest */
18192 #define MC_CMD_TSA_CONFIG_IN_RESET_LEN 4
18193 /* TSA configuration sub-operation code. The value shall be
18194  * MC_CMD_TSA_CONFIG_OP_RESET.
18195  */
18196 #define MC_CMD_TSA_CONFIG_IN_RESET_OP_OFST 0
18197 #define MC_CMD_TSA_CONFIG_IN_RESET_OP_LEN 4
18198
18199 /* MC_CMD_TSA_CONFIG_OUT_RESET msgresponse */
18200 #define MC_CMD_TSA_CONFIG_OUT_RESET_LEN 0
18201
18202 /* MC_CMD_TSA_CONFIG_IN_READ msgrequest */
18203 #define MC_CMD_TSA_CONFIG_IN_READ_LEN 8
18204 /* TSA configuration sub-operation code. The value shall be
18205  * MC_CMD_TSA_CONFIG_OP_READ.
18206  */
18207 #define MC_CMD_TSA_CONFIG_IN_READ_OP_OFST 0
18208 #define MC_CMD_TSA_CONFIG_IN_READ_OP_LEN 4
18209 /* The tag to be read */
18210 #define MC_CMD_TSA_CONFIG_IN_READ_TAG_OFST 4
18211 #define MC_CMD_TSA_CONFIG_IN_READ_TAG_LEN 4
18212
18213 /* MC_CMD_TSA_CONFIG_OUT_READ msgresponse */
18214 #define MC_CMD_TSA_CONFIG_OUT_READ_LENMIN 8
18215 #define MC_CMD_TSA_CONFIG_OUT_READ_LENMAX 252
18216 #define MC_CMD_TSA_CONFIG_OUT_READ_LENMAX_MCDI2 1020
18217 #define MC_CMD_TSA_CONFIG_OUT_READ_LEN(num) (8+1*(num))
18218 /* The tag that was read */
18219 #define MC_CMD_TSA_CONFIG_OUT_READ_TAG_OFST 0
18220 #define MC_CMD_TSA_CONFIG_OUT_READ_TAG_LEN 4
18221 /* The length of the data in bytes */
18222 #define MC_CMD_TSA_CONFIG_OUT_READ_LENGTH_OFST 4
18223 #define MC_CMD_TSA_CONFIG_OUT_READ_LENGTH_LEN 4
18224 /* The data of the item. */
18225 #define MC_CMD_TSA_CONFIG_OUT_READ_DATA_OFST 8
18226 #define MC_CMD_TSA_CONFIG_OUT_READ_DATA_LEN 1
18227 #define MC_CMD_TSA_CONFIG_OUT_READ_DATA_MINNUM 0
18228 #define MC_CMD_TSA_CONFIG_OUT_READ_DATA_MAXNUM 244
18229 #define MC_CMD_TSA_CONFIG_OUT_READ_DATA_MAXNUM_MCDI2 1012
18230
18231 /* MC_TSA_IPV4_ITEM structuredef */
18232 #define MC_TSA_IPV4_ITEM_LEN 8
18233 /* Additional metadata describing the IP address information such as the
18234  * physical port number the address is being used on. Unused space in this
18235  * field is reserved for future expansion.
18236  */
18237 #define MC_TSA_IPV4_ITEM_IPV4_ADDR_META_OFST 0
18238 #define MC_TSA_IPV4_ITEM_IPV4_ADDR_META_LEN 4
18239 #define MC_TSA_IPV4_ITEM_PORT_IDX_LBN 0
18240 #define MC_TSA_IPV4_ITEM_PORT_IDX_WIDTH 8
18241 #define MC_TSA_IPV4_ITEM_IPV4_ADDR_META_LBN 0
18242 #define MC_TSA_IPV4_ITEM_IPV4_ADDR_META_WIDTH 32
18243 /* The IPv4 address in little endian byte order. */
18244 #define MC_TSA_IPV4_ITEM_IPV4_ADDR_OFST 4
18245 #define MC_TSA_IPV4_ITEM_IPV4_ADDR_LEN 4
18246 #define MC_TSA_IPV4_ITEM_IPV4_ADDR_LBN 32
18247 #define MC_TSA_IPV4_ITEM_IPV4_ADDR_WIDTH 32
18248
18249
18250 /***********************************/
18251 /* MC_CMD_TSA_IPADDR
18252  * TSA operations relating to the monitoring and expiry of local IP addresses
18253  * discovered by the controller. These commands are sent from a TSA controller
18254  * to a TSA adapter.
18255  */
18256 #define MC_CMD_TSA_IPADDR 0x65
18257 #undef  MC_CMD_0x65_PRIVILEGE_CTG
18258
18259 #define MC_CMD_0x65_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
18260
18261 /* MC_CMD_TSA_IPADDR_IN msgrequest */
18262 #define MC_CMD_TSA_IPADDR_IN_LEN 4
18263 /* Header containing information to identify which sub-operation of this
18264  * command to perform. The header contains a 16-bit op-code. Unused space in
18265  * this field is reserved for future expansion.
18266  */
18267 #define MC_CMD_TSA_IPADDR_IN_OP_HDR_OFST 0
18268 #define MC_CMD_TSA_IPADDR_IN_OP_HDR_LEN 4
18269 #define MC_CMD_TSA_IPADDR_IN_OP_LBN 0
18270 #define MC_CMD_TSA_IPADDR_IN_OP_WIDTH 16
18271 /* enum: Request that the adapter verifies that the IPv4 addresses supplied are
18272  * still in use by the host by sending ARP probes to the host. The MC does not
18273  * wait for a response to the probes and sends an MCDI response to the
18274  * controller once the probes have been sent to the host. The response to the
18275  * probes (if there are any) will be forwarded to the controller using
18276  * MC_CMD_TSA_INFO alerts.
18277  */
18278 #define MC_CMD_TSA_IPADDR_OP_VALIDATE_IPV4 0x1
18279 /* enum: Notify the adapter that one or more IPv4 addresses are no longer valid
18280  * for the host of the adapter. The adapter should remove the IPv4 addresses
18281  * from its local cache.
18282  */
18283 #define MC_CMD_TSA_IPADDR_OP_REMOVE_IPV4 0x2
18284
18285 /* MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4 msgrequest */
18286 #define MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4_LENMIN 16
18287 #define MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4_LENMAX 248
18288 #define MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4_LENMAX_MCDI2 1016
18289 #define MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4_LEN(num) (8+8*(num))
18290 /* Header containing information to identify which sub-operation of this
18291  * command to perform. The header contains a 16-bit op-code. Unused space in
18292  * this field is reserved for future expansion.
18293  */
18294 #define MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4_OP_HDR_OFST 0
18295 #define MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4_OP_HDR_LEN 4
18296 #define MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4_OP_LBN 0
18297 #define MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4_OP_WIDTH 16
18298 /* Number of IPv4 addresses to validate. */
18299 #define MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4_NUM_ITEMS_OFST 4
18300 #define MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4_NUM_ITEMS_LEN 4
18301 /* The IPv4 addresses to validate, in struct MC_TSA_IPV4_ITEM format. */
18302 #define MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4_IPV4_ITEM_OFST 8
18303 #define MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4_IPV4_ITEM_LEN 8
18304 #define MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4_IPV4_ITEM_LO_OFST 8
18305 #define MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4_IPV4_ITEM_HI_OFST 12
18306 #define MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4_IPV4_ITEM_MINNUM 1
18307 #define MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4_IPV4_ITEM_MAXNUM 30
18308 #define MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4_IPV4_ITEM_MAXNUM_MCDI2 126
18309
18310 /* MC_CMD_TSA_IPADDR_OUT_VALIDATE_IPV4 msgresponse */
18311 #define MC_CMD_TSA_IPADDR_OUT_VALIDATE_IPV4_LEN 0
18312
18313 /* MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4 msgrequest */
18314 #define MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4_LENMIN 16
18315 #define MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4_LENMAX 248
18316 #define MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4_LENMAX_MCDI2 1016
18317 #define MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4_LEN(num) (8+8*(num))
18318 /* Header containing information to identify which sub-operation of this
18319  * command to perform. The header contains a 16-bit op-code. Unused space in
18320  * this field is reserved for future expansion.
18321  */
18322 #define MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4_OP_HDR_OFST 0
18323 #define MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4_OP_HDR_LEN 4
18324 #define MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4_OP_LBN 0
18325 #define MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4_OP_WIDTH 16
18326 /* Number of IPv4 addresses to remove. */
18327 #define MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4_NUM_ITEMS_OFST 4
18328 #define MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4_NUM_ITEMS_LEN 4
18329 /* The IPv4 addresses that have expired, in struct MC_TSA_IPV4_ITEM format. */
18330 #define MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4_IPV4_ITEM_OFST 8
18331 #define MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4_IPV4_ITEM_LEN 8
18332 #define MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4_IPV4_ITEM_LO_OFST 8
18333 #define MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4_IPV4_ITEM_HI_OFST 12
18334 #define MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4_IPV4_ITEM_MINNUM 1
18335 #define MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4_IPV4_ITEM_MAXNUM 30
18336 #define MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4_IPV4_ITEM_MAXNUM_MCDI2 126
18337
18338 /* MC_CMD_TSA_IPADDR_OUT_REMOVE_IPV4 msgresponse */
18339 #define MC_CMD_TSA_IPADDR_OUT_REMOVE_IPV4_LEN 0
18340
18341
18342 /***********************************/
18343 /* MC_CMD_SECURE_NIC_INFO
18344  * Get secure NIC information. While many of the features reported by these
18345  * commands are related to TSA, they must be supported in firmware where TSA is
18346  * disabled.
18347  */
18348 #define MC_CMD_SECURE_NIC_INFO 0x132
18349 #undef  MC_CMD_0x132_PRIVILEGE_CTG
18350
18351 #define MC_CMD_0x132_PRIVILEGE_CTG SRIOV_CTG_GENERAL
18352
18353 /* MC_CMD_SECURE_NIC_INFO_IN msgrequest */
18354 #define MC_CMD_SECURE_NIC_INFO_IN_LEN 4
18355 /* sub-operation code info */
18356 #define MC_CMD_SECURE_NIC_INFO_IN_OP_HDR_OFST 0
18357 #define MC_CMD_SECURE_NIC_INFO_IN_OP_HDR_LEN 4
18358 #define MC_CMD_SECURE_NIC_INFO_IN_OP_LBN 0
18359 #define MC_CMD_SECURE_NIC_INFO_IN_OP_WIDTH 16
18360 /* enum: Get the status of various security settings, all signed along with a
18361  * challenge chosen by the host.
18362  */
18363 #define MC_CMD_SECURE_NIC_INFO_OP_STATUS 0x0
18364
18365 /* MC_CMD_SECURE_NIC_INFO_IN_STATUS msgrequest */
18366 #define MC_CMD_SECURE_NIC_INFO_IN_STATUS_LEN 24
18367 /* sub-operation code, must be MC_CMD_SECURE_NIC_INFO_OP_STATUS */
18368 #define MC_CMD_SECURE_NIC_INFO_IN_STATUS_OP_HDR_OFST 0
18369 #define MC_CMD_SECURE_NIC_INFO_IN_STATUS_OP_HDR_LEN 4
18370 /* Type of key to be used to sign response. */
18371 #define MC_CMD_SECURE_NIC_INFO_IN_STATUS_KEY_TYPE_OFST 4
18372 #define MC_CMD_SECURE_NIC_INFO_IN_STATUS_KEY_TYPE_LEN 4
18373 #define MC_CMD_SECURE_NIC_INFO_IN_STATUS_UNUSED 0x0 /* enum */
18374 /* enum: Solarflare adapter authentication key, installed by Manftest. */
18375 #define MC_CMD_SECURE_NIC_INFO_IN_STATUS_SF_ADAPTER_AUTH 0x1
18376 /* enum: TSA binding key, installed after adapter is bound to a TSA controller.
18377  * This is not supported in firmware which does not support TSA.
18378  */
18379 #define MC_CMD_SECURE_NIC_INFO_IN_STATUS_TSA_BINDING 0x2
18380 /* enum: Customer adapter authentication key. Installed by the customer in the
18381  * field, but otherwise similar to the Solarflare adapter authentication key.
18382  */
18383 #define MC_CMD_SECURE_NIC_INFO_IN_STATUS_CUSTOMER_ADAPTER_AUTH 0x3
18384 /* Random challenge generated by the host. */
18385 #define MC_CMD_SECURE_NIC_INFO_IN_STATUS_CHALLENGE_OFST 8
18386 #define MC_CMD_SECURE_NIC_INFO_IN_STATUS_CHALLENGE_LEN 16
18387
18388 /* MC_CMD_SECURE_NIC_INFO_OUT_STATUS msgresponse */
18389 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_LEN 420
18390 /* Length of the signature in MSG_SIGNATURE. */
18391 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_MSG_SIGNATURE_LEN_OFST 0
18392 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_MSG_SIGNATURE_LEN_LEN 4
18393 /* Signature over the message, starting at MESSAGE_TYPE and continuing to the
18394  * end of the MCDI response, allowing the message format to be extended. The
18395  * signature uses ECDSA 384 encoding in ASN.1 format. It has variable length,
18396  * with a maximum of 384 bytes.
18397  */
18398 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_MSG_SIGNATURE_OFST 4
18399 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_MSG_SIGNATURE_LEN 384
18400 /* Enum value indicating the type of response. This protects against chosen
18401  * message attacks. The enum values are random rather than sequential to make
18402  * it unlikely that values will be reused should other commands in a different
18403  * namespace need to create signed messages.
18404  */
18405 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_MESSAGE_TYPE_OFST 388
18406 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_MESSAGE_TYPE_LEN 4
18407 /* enum: Message type value for the response to a
18408  * MC_CMD_SECURE_NIC_INFO_IN_STATUS message.
18409  */
18410 #define MC_CMD_SECURE_NIC_INFO_STATUS 0xdb4
18411 /* The challenge provided by the host in the MC_CMD_SECURE_NIC_INFO_IN_STATUS
18412  * message
18413  */
18414 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_CHALLENGE_OFST 392
18415 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_CHALLENGE_LEN 16
18416 /* The first 32 bits of XPM memory, which include security and flag bits, die
18417  * ID and chip ID revision. The meaning of these bits is defined in
18418  * mc/include/mc/xpm.h in the firmwaresrc repository.
18419  */
18420 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_XPM_STATUS_BITS_OFST 408
18421 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_XPM_STATUS_BITS_LEN 4
18422 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_FIRMWARE_VERSION_A_OFST 412
18423 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_FIRMWARE_VERSION_A_LEN 2
18424 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_FIRMWARE_VERSION_B_OFST 414
18425 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_FIRMWARE_VERSION_B_LEN 2
18426 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_FIRMWARE_VERSION_C_OFST 416
18427 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_FIRMWARE_VERSION_C_LEN 2
18428 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_FIRMWARE_VERSION_D_OFST 418
18429 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_FIRMWARE_VERSION_D_LEN 2
18430
18431
18432 /***********************************/
18433 /* MC_CMD_TSA_TEST
18434  * A simple ping-pong command just to test the adapter<>controller MCDI
18435  * communication channel. This command makes not changes to the TSA adapter's
18436  * internal state. It is used by the controller just to verify that the MCDI
18437  * communication channel is working fine. This command takes no additonal
18438  * parameters in request or response.
18439  */
18440 #define MC_CMD_TSA_TEST 0x125
18441 #undef  MC_CMD_0x125_PRIVILEGE_CTG
18442
18443 #define MC_CMD_0x125_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
18444
18445 /* MC_CMD_TSA_TEST_IN msgrequest */
18446 #define MC_CMD_TSA_TEST_IN_LEN 0
18447
18448 /* MC_CMD_TSA_TEST_OUT msgresponse */
18449 #define MC_CMD_TSA_TEST_OUT_LEN 0
18450
18451
18452 /***********************************/
18453 /* MC_CMD_TSA_RULESET_OVERRIDE
18454  * Override TSA ruleset that is currently active on the adapter. This operation
18455  * does not modify the ruleset itself. This operation provides a mechanism to
18456  * apply an allow-all or deny-all operation on all packets, thereby completely
18457  * ignoring the rule-set configured on the adapter. The main purpose of this
18458  * operation is to provide a deterministic state to the TSA firewall during
18459  * rule-set transitions.
18460  */
18461 #define MC_CMD_TSA_RULESET_OVERRIDE 0x12a
18462 #undef  MC_CMD_0x12a_PRIVILEGE_CTG
18463
18464 #define MC_CMD_0x12a_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
18465
18466 /* MC_CMD_TSA_RULESET_OVERRIDE_IN msgrequest */
18467 #define MC_CMD_TSA_RULESET_OVERRIDE_IN_LEN 4
18468 /* The override state to apply. */
18469 #define MC_CMD_TSA_RULESET_OVERRIDE_IN_STATE_OFST 0
18470 #define MC_CMD_TSA_RULESET_OVERRIDE_IN_STATE_LEN 4
18471 /* enum: No override in place - the existing ruleset is in operation. */
18472 #define MC_CMD_TSA_RULESET_OVERRIDE_NONE 0x0
18473 /* enum: Block all packets seen on all datapath channel except those packets
18474  * required for basic configuration of the TSA NIC such as ARPs and TSA-
18475  * communication traffic. Such exceptional traffic is handled differently
18476  * compared to TSA rulesets.
18477  */
18478 #define MC_CMD_TSA_RULESET_OVERRIDE_BLOCK 0x1
18479 /* enum: Allow all packets through all datapath channel. The TSA adapter
18480  * behaves like a normal NIC without any firewalls.
18481  */
18482 #define MC_CMD_TSA_RULESET_OVERRIDE_ALLOW 0x2
18483
18484 /* MC_CMD_TSA_RULESET_OVERRIDE_OUT msgresponse */
18485 #define MC_CMD_TSA_RULESET_OVERRIDE_OUT_LEN 0
18486
18487
18488 /***********************************/
18489 /* MC_CMD_TSAC_REQUEST
18490  * Generic command to send requests from a TSA controller to a TSA adapter.
18491  * Specific usage is determined by the TYPE field.
18492  */
18493 #define MC_CMD_TSAC_REQUEST 0x12b
18494 #undef  MC_CMD_0x12b_PRIVILEGE_CTG
18495
18496 #define MC_CMD_0x12b_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
18497
18498 /* MC_CMD_TSAC_REQUEST_IN msgrequest */
18499 #define MC_CMD_TSAC_REQUEST_IN_LEN 4
18500 /* The type of request from the controller. */
18501 #define MC_CMD_TSAC_REQUEST_IN_TYPE_OFST 0
18502 #define MC_CMD_TSAC_REQUEST_IN_TYPE_LEN 4
18503 /* enum: Request the adapter to resend localIP information from it's cache. The
18504  * command does not return any IP address information; IP addresses are sent as
18505  * TSA notifications as descibed in MC_CMD_TSA_INFO_IN_LOCAL_IP.
18506  */
18507 #define MC_CMD_TSAC_REQUEST_LOCALIP 0x0
18508
18509 /* MC_CMD_TSAC_REQUEST_OUT msgresponse */
18510 #define MC_CMD_TSAC_REQUEST_OUT_LEN 0
18511
18512
18513 /***********************************/
18514 /* MC_CMD_SUC_VERSION
18515  * Get the version of the SUC
18516  */
18517 #define MC_CMD_SUC_VERSION 0x134
18518 #undef  MC_CMD_0x134_PRIVILEGE_CTG
18519
18520 #define MC_CMD_0x134_PRIVILEGE_CTG SRIOV_CTG_GENERAL
18521
18522 /* MC_CMD_SUC_VERSION_IN msgrequest */
18523 #define MC_CMD_SUC_VERSION_IN_LEN 0
18524
18525 /* MC_CMD_SUC_VERSION_OUT msgresponse */
18526 #define MC_CMD_SUC_VERSION_OUT_LEN 24
18527 /* The SUC firmware version as four numbers - a.b.c.d */
18528 #define MC_CMD_SUC_VERSION_OUT_VERSION_OFST 0
18529 #define MC_CMD_SUC_VERSION_OUT_VERSION_LEN 4
18530 #define MC_CMD_SUC_VERSION_OUT_VERSION_NUM 4
18531 /* The date, in seconds since the Unix epoch, when the firmware image was
18532  * built.
18533  */
18534 #define MC_CMD_SUC_VERSION_OUT_BUILD_DATE_OFST 16
18535 #define MC_CMD_SUC_VERSION_OUT_BUILD_DATE_LEN 4
18536 /* The ID of the SUC chip. This is specific to the platform but typically
18537  * indicates family, memory sizes etc. See SF-116728-SW for further details.
18538  */
18539 #define MC_CMD_SUC_VERSION_OUT_CHIP_ID_OFST 20
18540 #define MC_CMD_SUC_VERSION_OUT_CHIP_ID_LEN 4
18541
18542 /* MC_CMD_SUC_BOOT_VERSION_IN msgrequest: Get the version of the SUC boot
18543  * loader.
18544  */
18545 #define MC_CMD_SUC_BOOT_VERSION_IN_LEN 4
18546 #define MC_CMD_SUC_BOOT_VERSION_IN_MAGIC_OFST 0
18547 #define MC_CMD_SUC_BOOT_VERSION_IN_MAGIC_LEN 4
18548 /* enum: Requests the SUC boot version. */
18549 #define MC_CMD_SUC_VERSION_GET_BOOT_VERSION 0xb007700b
18550
18551 /* MC_CMD_SUC_BOOT_VERSION_OUT msgresponse */
18552 #define MC_CMD_SUC_BOOT_VERSION_OUT_LEN 4
18553 /* The SUC boot version */
18554 #define MC_CMD_SUC_BOOT_VERSION_OUT_VERSION_OFST 0
18555 #define MC_CMD_SUC_BOOT_VERSION_OUT_VERSION_LEN 4
18556
18557
18558 /***********************************/
18559 /* MC_CMD_SUC_MANFTEST
18560  * Operations to support manftest on SUC based systems.
18561  */
18562 #define MC_CMD_SUC_MANFTEST 0x135
18563 #undef  MC_CMD_0x135_PRIVILEGE_CTG
18564
18565 #define MC_CMD_0x135_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
18566
18567 /* MC_CMD_SUC_MANFTEST_IN msgrequest */
18568 #define MC_CMD_SUC_MANFTEST_IN_LEN 4
18569 /* The manftest operation to be performed. */
18570 #define MC_CMD_SUC_MANFTEST_IN_OP_OFST 0
18571 #define MC_CMD_SUC_MANFTEST_IN_OP_LEN 4
18572 /* enum: Read serial number and use count. */
18573 #define MC_CMD_SUC_MANFTEST_WEAROUT_READ 0x0
18574 /* enum: Update use count on wearout adapter. */
18575 #define MC_CMD_SUC_MANFTEST_WEAROUT_UPDATE 0x1
18576 /* enum: Start an ADC calibration. */
18577 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_START 0x2
18578 /* enum: Read the status of an ADC calibration. */
18579 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS 0x3
18580 /* enum: Read the results of an ADC calibration. */
18581 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_RESULT 0x4
18582 /* enum: Read the PCIe configuration. */
18583 #define MC_CMD_SUC_MANFTEST_CONFIG_PCIE_READ 0x5
18584 /* enum: Write the PCIe configuration. */
18585 #define MC_CMD_SUC_MANFTEST_CONFIG_PCIE_WRITE 0x6
18586 /* enum: Write FRU information to SUC. The FRU information is taken from the
18587  * FRU_INFORMATION partition. Attempts to write to read-only FRUs are rejected.
18588  */
18589 #define MC_CMD_SUC_MANFTEST_FRU_WRITE 0x7
18590
18591 /* MC_CMD_SUC_MANFTEST_OUT msgresponse */
18592 #define MC_CMD_SUC_MANFTEST_OUT_LEN 0
18593
18594 /* MC_CMD_SUC_MANFTEST_WEAROUT_READ_IN msgrequest */
18595 #define MC_CMD_SUC_MANFTEST_WEAROUT_READ_IN_LEN 4
18596 /* The manftest operation to be performed. This must be
18597  * MC_CMD_SUC_MANFTEST_WEAROUT_READ.
18598  */
18599 #define MC_CMD_SUC_MANFTEST_WEAROUT_READ_IN_OP_OFST 0
18600 #define MC_CMD_SUC_MANFTEST_WEAROUT_READ_IN_OP_LEN 4
18601
18602 /* MC_CMD_SUC_MANFTEST_WEAROUT_READ_OUT msgresponse */
18603 #define MC_CMD_SUC_MANFTEST_WEAROUT_READ_OUT_LEN 20
18604 /* The serial number of the wearout adapter, see SF-112717-PR for format. */
18605 #define MC_CMD_SUC_MANFTEST_WEAROUT_READ_OUT_SERIAL_NUMBER_OFST 0
18606 #define MC_CMD_SUC_MANFTEST_WEAROUT_READ_OUT_SERIAL_NUMBER_LEN 16
18607 /* The use count of the wearout adapter. */
18608 #define MC_CMD_SUC_MANFTEST_WEAROUT_READ_OUT_USE_COUNT_OFST 16
18609 #define MC_CMD_SUC_MANFTEST_WEAROUT_READ_OUT_USE_COUNT_LEN 4
18610
18611 /* MC_CMD_SUC_MANFTEST_WEAROUT_UPDATE_IN msgrequest */
18612 #define MC_CMD_SUC_MANFTEST_WEAROUT_UPDATE_IN_LEN 4
18613 /* The manftest operation to be performed. This must be
18614  * MC_CMD_SUC_MANFTEST_WEAROUT_UPDATE.
18615  */
18616 #define MC_CMD_SUC_MANFTEST_WEAROUT_UPDATE_IN_OP_OFST 0
18617 #define MC_CMD_SUC_MANFTEST_WEAROUT_UPDATE_IN_OP_LEN 4
18618
18619 /* MC_CMD_SUC_MANFTEST_WEAROUT_UPDATE_OUT msgresponse */
18620 #define MC_CMD_SUC_MANFTEST_WEAROUT_UPDATE_OUT_LEN 0
18621
18622 /* MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_START_IN msgrequest */
18623 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_START_IN_LEN 4
18624 /* The manftest operation to be performed. This must be
18625  * MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_START.
18626  */
18627 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_START_IN_OP_OFST 0
18628 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_START_IN_OP_LEN 4
18629
18630 /* MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_START_OUT msgresponse */
18631 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_START_OUT_LEN 0
18632
18633 /* MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS_IN msgrequest */
18634 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS_IN_LEN 4
18635 /* The manftest operation to be performed. This must be
18636  * MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS.
18637  */
18638 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS_IN_OP_OFST 0
18639 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS_IN_OP_LEN 4
18640
18641 /* MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS_OUT msgresponse */
18642 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS_OUT_LEN 4
18643 /* The combined status of the calibration operation. */
18644 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS_OUT_FLAGS_OFST 0
18645 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS_OUT_FLAGS_LEN 4
18646 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS_OUT_CALIBRATING_LBN 0
18647 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS_OUT_CALIBRATING_WIDTH 1
18648 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS_OUT_FAILED_LBN 1
18649 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS_OUT_FAILED_WIDTH 1
18650 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS_OUT_RESULT_LBN 2
18651 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS_OUT_RESULT_WIDTH 4
18652 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS_OUT_INDEX_LBN 6
18653 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS_OUT_INDEX_WIDTH 2
18654
18655 /* MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_RESULT_IN msgrequest */
18656 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_RESULT_IN_LEN 4
18657 /* The manftest operation to be performed. This must be
18658  * MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_RESULT.
18659  */
18660 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_RESULT_IN_OP_OFST 0
18661 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_RESULT_IN_OP_LEN 4
18662
18663 /* MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_RESULT_OUT msgresponse */
18664 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_RESULT_OUT_LEN 12
18665 /* The set of calibration results. */
18666 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_RESULT_OUT_VALUE_OFST 0
18667 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_RESULT_OUT_VALUE_LEN 4
18668 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_RESULT_OUT_VALUE_NUM 3
18669
18670 /* MC_CMD_SUC_MANFTEST_CONFIG_PCIE_READ_IN msgrequest */
18671 #define MC_CMD_SUC_MANFTEST_CONFIG_PCIE_READ_IN_LEN 4
18672 /* The manftest operation to be performed. This must be
18673  * MC_CMD_SUC_MANFTEST_CONFIG_PCIE_READ.
18674  */
18675 #define MC_CMD_SUC_MANFTEST_CONFIG_PCIE_READ_IN_OP_OFST 0
18676 #define MC_CMD_SUC_MANFTEST_CONFIG_PCIE_READ_IN_OP_LEN 4
18677
18678 /* MC_CMD_SUC_MANFTEST_CONFIG_PCIE_READ_OUT msgresponse */
18679 #define MC_CMD_SUC_MANFTEST_CONFIG_PCIE_READ_OUT_LEN 4
18680 /* The PCIe vendor ID. */
18681 #define MC_CMD_SUC_MANFTEST_CONFIG_PCIE_READ_OUT_VENDOR_ID_OFST 0
18682 #define MC_CMD_SUC_MANFTEST_CONFIG_PCIE_READ_OUT_VENDOR_ID_LEN 2
18683 /* The PCIe device ID. */
18684 #define MC_CMD_SUC_MANFTEST_CONFIG_PCIE_READ_OUT_DEVICE_ID_OFST 2
18685 #define MC_CMD_SUC_MANFTEST_CONFIG_PCIE_READ_OUT_DEVICE_ID_LEN 2
18686
18687 /* MC_CMD_SUC_MANFTEST_CONFIG_PCIE_WRITE_IN msgrequest */
18688 #define MC_CMD_SUC_MANFTEST_CONFIG_PCIE_WRITE_IN_LEN 8
18689 /* The manftest operation to be performed. This must be
18690  * MC_CMD_SUC_MANFTEST_CONFIG_PCIE_WRITE.
18691  */
18692 #define MC_CMD_SUC_MANFTEST_CONFIG_PCIE_WRITE_IN_OP_OFST 0
18693 #define MC_CMD_SUC_MANFTEST_CONFIG_PCIE_WRITE_IN_OP_LEN 4
18694 /* The PCIe vendor ID. */
18695 #define MC_CMD_SUC_MANFTEST_CONFIG_PCIE_WRITE_IN_VENDOR_ID_OFST 4
18696 #define MC_CMD_SUC_MANFTEST_CONFIG_PCIE_WRITE_IN_VENDOR_ID_LEN 2
18697 /* The PCIe device ID. */
18698 #define MC_CMD_SUC_MANFTEST_CONFIG_PCIE_WRITE_IN_DEVICE_ID_OFST 6
18699 #define MC_CMD_SUC_MANFTEST_CONFIG_PCIE_WRITE_IN_DEVICE_ID_LEN 2
18700
18701 /* MC_CMD_SUC_MANFTEST_CONFIG_PCIE_WRITE_OUT msgresponse */
18702 #define MC_CMD_SUC_MANFTEST_CONFIG_PCIE_WRITE_OUT_LEN 0
18703
18704 /* MC_CMD_SUC_MANFTEST_FRU_WRITE_IN msgrequest */
18705 #define MC_CMD_SUC_MANFTEST_FRU_WRITE_IN_LEN 4
18706 /* The manftest operation to be performed. This must be
18707  * MC_CMD_SUC_MANFTEST_FRU_WRITE
18708  */
18709 #define MC_CMD_SUC_MANFTEST_FRU_WRITE_IN_OP_OFST 0
18710 #define MC_CMD_SUC_MANFTEST_FRU_WRITE_IN_OP_LEN 4
18711
18712 /* MC_CMD_SUC_MANFTEST_FRU_WRITE_OUT msgresponse */
18713 #define MC_CMD_SUC_MANFTEST_FRU_WRITE_OUT_LEN 0
18714
18715
18716 /***********************************/
18717 /* MC_CMD_GET_CERTIFICATE
18718  * Request a certificate.
18719  */
18720 #define MC_CMD_GET_CERTIFICATE 0x12c
18721 #undef  MC_CMD_0x12c_PRIVILEGE_CTG
18722
18723 #define MC_CMD_0x12c_PRIVILEGE_CTG SRIOV_CTG_GENERAL
18724
18725 /* MC_CMD_GET_CERTIFICATE_IN msgrequest */
18726 #define MC_CMD_GET_CERTIFICATE_IN_LEN 8
18727 /* Type of the certificate to be retrieved. */
18728 #define MC_CMD_GET_CERTIFICATE_IN_TYPE_OFST 0
18729 #define MC_CMD_GET_CERTIFICATE_IN_TYPE_LEN 4
18730 #define MC_CMD_GET_CERTIFICATE_IN_UNUSED 0x0 /* enum */
18731 #define MC_CMD_GET_CERTIFICATE_IN_AAC 0x1 /* enum */
18732 /* enum: Adapter Authentication Certificate (AAC). The AAC is unique to each
18733  * adapter and is used to verify its authenticity. It is installed by Manftest.
18734  */
18735 #define MC_CMD_GET_CERTIFICATE_IN_ADAPTER_AUTH 0x1
18736 #define MC_CMD_GET_CERTIFICATE_IN_AASC 0x2 /* enum */
18737 /* enum: Adapter Authentication Signing Certificate (AASC). The AASC is shared
18738  * by a group of adapters (typically a purchase order) and is used to verify
18739  * the validity of AAC along with the SF root certificate. It is installed by
18740  * Manftest.
18741  */
18742 #define MC_CMD_GET_CERTIFICATE_IN_ADAPTER_AUTH_SIGNING 0x2
18743 #define MC_CMD_GET_CERTIFICATE_IN_CUSTOMER_AAC 0x3 /* enum */
18744 /* enum: Customer Adapter Authentication Certificate. The Customer AAC is
18745  * unique to each adapter and is used to verify its authenticity in cases where
18746  * either the AAC is not installed or a customer desires to use their own
18747  * certificate chain. It is installed by the customer.
18748  */
18749 #define MC_CMD_GET_CERTIFICATE_IN_CUSTOMER_ADAPTER_AUTH 0x3
18750 #define MC_CMD_GET_CERTIFICATE_IN_CUSTOMER_AASC 0x4 /* enum */
18751 /* enum: Customer Adapter Authentication Certificate. The Customer AASC is
18752  * shared by a group of adapters and is used to verify the validity of the
18753  * Customer AAC along with the customers root certificate. It is installed by
18754  * the customer.
18755  */
18756 #define MC_CMD_GET_CERTIFICATE_IN_CUSTOMER_ADAPTER_AUTH_SIGNING 0x4
18757 /* Offset, measured in bytes, relative to the start of the certificate data
18758  * from which the certificate is to be retrieved.
18759  */
18760 #define MC_CMD_GET_CERTIFICATE_IN_OFFSET_OFST 4
18761 #define MC_CMD_GET_CERTIFICATE_IN_OFFSET_LEN 4
18762
18763 /* MC_CMD_GET_CERTIFICATE_OUT msgresponse */
18764 #define MC_CMD_GET_CERTIFICATE_OUT_LENMIN 13
18765 #define MC_CMD_GET_CERTIFICATE_OUT_LENMAX 252
18766 #define MC_CMD_GET_CERTIFICATE_OUT_LENMAX_MCDI2 1020
18767 #define MC_CMD_GET_CERTIFICATE_OUT_LEN(num) (12+1*(num))
18768 /* Type of the certificate. */
18769 #define MC_CMD_GET_CERTIFICATE_OUT_TYPE_OFST 0
18770 #define MC_CMD_GET_CERTIFICATE_OUT_TYPE_LEN 4
18771 /*            Enum values, see field(s): */
18772 /*               MC_CMD_GET_CERTIFICATE_IN/TYPE */
18773 /* Offset, measured in bytes, relative to the start of the certificate data
18774  * from which data in this message starts.
18775  */
18776 #define MC_CMD_GET_CERTIFICATE_OUT_OFFSET_OFST 4
18777 #define MC_CMD_GET_CERTIFICATE_OUT_OFFSET_LEN 4
18778 /* Total length of the certificate data. */
18779 #define MC_CMD_GET_CERTIFICATE_OUT_TOTAL_LENGTH_OFST 8
18780 #define MC_CMD_GET_CERTIFICATE_OUT_TOTAL_LENGTH_LEN 4
18781 /* The certificate data. */
18782 #define MC_CMD_GET_CERTIFICATE_OUT_DATA_OFST 12
18783 #define MC_CMD_GET_CERTIFICATE_OUT_DATA_LEN 1
18784 #define MC_CMD_GET_CERTIFICATE_OUT_DATA_MINNUM 1
18785 #define MC_CMD_GET_CERTIFICATE_OUT_DATA_MAXNUM 240
18786 #define MC_CMD_GET_CERTIFICATE_OUT_DATA_MAXNUM_MCDI2 1008
18787
18788
18789 /***********************************/
18790 /* MC_CMD_GET_NIC_GLOBAL
18791  * Get a global value which applies to all PCI functions
18792  */
18793 #define MC_CMD_GET_NIC_GLOBAL 0x12d
18794 #undef  MC_CMD_0x12d_PRIVILEGE_CTG
18795
18796 #define MC_CMD_0x12d_PRIVILEGE_CTG SRIOV_CTG_GENERAL
18797
18798 /* MC_CMD_GET_NIC_GLOBAL_IN msgrequest */
18799 #define MC_CMD_GET_NIC_GLOBAL_IN_LEN 4
18800 /* Key to request value for, see enum values in MC_CMD_SET_NIC_GLOBAL. If the
18801  * given key is unknown to the current firmware, the call will fail with
18802  * ENOENT.
18803  */
18804 #define MC_CMD_GET_NIC_GLOBAL_IN_KEY_OFST 0
18805 #define MC_CMD_GET_NIC_GLOBAL_IN_KEY_LEN 4
18806
18807 /* MC_CMD_GET_NIC_GLOBAL_OUT msgresponse */
18808 #define MC_CMD_GET_NIC_GLOBAL_OUT_LEN 4
18809 /* Value of requested key, see key descriptions below. */
18810 #define MC_CMD_GET_NIC_GLOBAL_OUT_VALUE_OFST 0
18811 #define MC_CMD_GET_NIC_GLOBAL_OUT_VALUE_LEN 4
18812
18813
18814 /***********************************/
18815 /* MC_CMD_SET_NIC_GLOBAL
18816  * Set a global value which applies to all PCI functions. Most global values
18817  * can only be changed under specific conditions, and this call will return an
18818  * appropriate error otherwise (see key descriptions).
18819  */
18820 #define MC_CMD_SET_NIC_GLOBAL 0x12e
18821 #undef  MC_CMD_0x12e_PRIVILEGE_CTG
18822
18823 #define MC_CMD_0x12e_PRIVILEGE_CTG SRIOV_CTG_ADMIN
18824
18825 /* MC_CMD_SET_NIC_GLOBAL_IN msgrequest */
18826 #define MC_CMD_SET_NIC_GLOBAL_IN_LEN 8
18827 /* Key to change value of. Firmware will return ENOENT for keys it doesn't know
18828  * about.
18829  */
18830 #define MC_CMD_SET_NIC_GLOBAL_IN_KEY_OFST 0
18831 #define MC_CMD_SET_NIC_GLOBAL_IN_KEY_LEN 4
18832 /* enum: Request switching the datapath firmware sub-variant. Currently only
18833  * useful when running the DPDK f/w variant. See key values below, and the DPDK
18834  * section of the EF10 Driver Writers Guide. Note that any driver attaching
18835  * with the SUBVARIANT_AWARE flag cleared is implicitly considered as a request
18836  * to switch back to the default sub-variant, and will thus reset this value.
18837  * If a sub-variant switch happens, all other PCI functions will get their
18838  * resources reset (they will see an MC reboot).
18839  */
18840 #define MC_CMD_SET_NIC_GLOBAL_IN_FIRMWARE_SUBVARIANT 0x1
18841 /* New value to set, see key descriptions above. */
18842 #define MC_CMD_SET_NIC_GLOBAL_IN_VALUE_OFST 4
18843 #define MC_CMD_SET_NIC_GLOBAL_IN_VALUE_LEN 4
18844 /* enum: Only if KEY = FIRMWARE_SUBVARIANT. Default sub-variant with support
18845  * for maximum features for the current f/w variant. A request from a
18846  * privileged function to set this particular value will always succeed.
18847  */
18848 #define MC_CMD_SET_NIC_GLOBAL_IN_FW_SUBVARIANT_DEFAULT 0x0
18849 /* enum: Only if KEY = FIRMWARE_SUBVARIANT. Increases packet rate at the cost
18850  * of not supporting any TX checksum offloads. Only supported when running some
18851  * f/w variants, others will return ENOTSUP (as reported by the homonymous bit
18852  * in MC_CMD_GET_CAPABILITIES_V2). Can only be set when no other drivers are
18853  * attached, and the calling driver must have no resources allocated. See the
18854  * DPDK section of the EF10 Driver Writers Guide for a more detailed
18855  * description with possible error codes.
18856  */
18857 #define MC_CMD_SET_NIC_GLOBAL_IN_FW_SUBVARIANT_NO_TX_CSUM 0x1
18858
18859
18860 /***********************************/
18861 /* MC_CMD_LTSSM_TRACE_POLL
18862  * Medford2 hardware has support for logging all LTSSM state transitions to a
18863  * hardware buffer. When built with WITH_LTSSM_TRACE=1, the firmware will
18864  * periodially dump the contents of this hardware buffer to an internal
18865  * firmware buffer for later extraction.
18866  */
18867 #define MC_CMD_LTSSM_TRACE_POLL 0x12f
18868 #undef  MC_CMD_0x12f_PRIVILEGE_CTG
18869
18870 #define MC_CMD_0x12f_PRIVILEGE_CTG SRIOV_CTG_ADMIN
18871
18872 /* MC_CMD_LTSSM_TRACE_POLL_IN msgrequest: Read transitions from the firmware
18873  * internal buffer.
18874  */
18875 #define MC_CMD_LTSSM_TRACE_POLL_IN_LEN 4
18876 /* The maximum number of row that the caller can accept. The format of each row
18877  * is defined in MC_CMD_LTSSM_TRACE_POLL_OUT.
18878  */
18879 #define MC_CMD_LTSSM_TRACE_POLL_IN_MAX_ROW_COUNT_OFST 0
18880 #define MC_CMD_LTSSM_TRACE_POLL_IN_MAX_ROW_COUNT_LEN 4
18881
18882 /* MC_CMD_LTSSM_TRACE_POLL_OUT msgresponse */
18883 #define MC_CMD_LTSSM_TRACE_POLL_OUT_LENMIN 16
18884 #define MC_CMD_LTSSM_TRACE_POLL_OUT_LENMAX 248
18885 #define MC_CMD_LTSSM_TRACE_POLL_OUT_LENMAX_MCDI2 1016
18886 #define MC_CMD_LTSSM_TRACE_POLL_OUT_LEN(num) (8+8*(num))
18887 #define MC_CMD_LTSSM_TRACE_POLL_OUT_FLAGS_OFST 0
18888 #define MC_CMD_LTSSM_TRACE_POLL_OUT_FLAGS_LEN 4
18889 #define MC_CMD_LTSSM_TRACE_POLL_OUT_HW_BUFFER_OVERFLOW_LBN 0
18890 #define MC_CMD_LTSSM_TRACE_POLL_OUT_HW_BUFFER_OVERFLOW_WIDTH 1
18891 #define MC_CMD_LTSSM_TRACE_POLL_OUT_FW_BUFFER_OVERFLOW_LBN 1
18892 #define MC_CMD_LTSSM_TRACE_POLL_OUT_FW_BUFFER_OVERFLOW_WIDTH 1
18893 #define MC_CMD_LTSSM_TRACE_POLL_OUT_CONTINUES_LBN 31
18894 #define MC_CMD_LTSSM_TRACE_POLL_OUT_CONTINUES_WIDTH 1
18895 /* The number of rows present in this response. */
18896 #define MC_CMD_LTSSM_TRACE_POLL_OUT_ROW_COUNT_OFST 4
18897 #define MC_CMD_LTSSM_TRACE_POLL_OUT_ROW_COUNT_LEN 4
18898 #define MC_CMD_LTSSM_TRACE_POLL_OUT_ROWS_OFST 8
18899 #define MC_CMD_LTSSM_TRACE_POLL_OUT_ROWS_LEN 8
18900 #define MC_CMD_LTSSM_TRACE_POLL_OUT_ROWS_LO_OFST 8
18901 #define MC_CMD_LTSSM_TRACE_POLL_OUT_ROWS_HI_OFST 12
18902 #define MC_CMD_LTSSM_TRACE_POLL_OUT_ROWS_MINNUM 0
18903 #define MC_CMD_LTSSM_TRACE_POLL_OUT_ROWS_MAXNUM 30
18904 #define MC_CMD_LTSSM_TRACE_POLL_OUT_ROWS_MAXNUM_MCDI2 126
18905 #define MC_CMD_LTSSM_TRACE_POLL_OUT_LTSSM_STATE_LBN 0
18906 #define MC_CMD_LTSSM_TRACE_POLL_OUT_LTSSM_STATE_WIDTH 6
18907 #define MC_CMD_LTSSM_TRACE_POLL_OUT_RDLH_LINK_UP_LBN 6
18908 #define MC_CMD_LTSSM_TRACE_POLL_OUT_RDLH_LINK_UP_WIDTH 1
18909 #define MC_CMD_LTSSM_TRACE_POLL_OUT_WAKE_N_LBN 7
18910 #define MC_CMD_LTSSM_TRACE_POLL_OUT_WAKE_N_WIDTH 1
18911 #define MC_CMD_LTSSM_TRACE_POLL_OUT_TIMESTAMP_PS_LBN 8
18912 #define MC_CMD_LTSSM_TRACE_POLL_OUT_TIMESTAMP_PS_WIDTH 24
18913 /* The time of the LTSSM transition. Times are reported as fractional
18914  * microseconds since MC boot (wrapping at 2^32us). The fractional part is
18915  * reported in picoseconds. 0 <= TIMESTAMP_PS < 1000000 timestamp in seconds =
18916  * ((TIMESTAMP_US + TIMESTAMP_PS / 1000000) / 1000000)
18917  */
18918 #define MC_CMD_LTSSM_TRACE_POLL_OUT_TIMESTAMP_US_OFST 12
18919 #define MC_CMD_LTSSM_TRACE_POLL_OUT_TIMESTAMP_US_LEN 4
18920
18921
18922 /***********************************/
18923 /* MC_CMD_TELEMETRY_ENABLE
18924  * This command enables telemetry processing of packets, allowing a remote host
18925  * to gather information and analytics passing on the card. Enabling telemetry
18926  * will have a performance cost. Not supported on all hardware and datapath
18927  * variants. As of writing, only supported on Medford2 running full-featured
18928  * firmware variant.
18929  */
18930 #define MC_CMD_TELEMETRY_ENABLE 0x138
18931 #undef  MC_CMD_0x138_PRIVILEGE_CTG
18932
18933 #define MC_CMD_0x138_PRIVILEGE_CTG SRIOV_CTG_ADMIN
18934
18935 /* MC_CMD_TELEMETRY_ENABLE_IN msgrequest */
18936 #define MC_CMD_TELEMETRY_ENABLE_IN_LEN 4
18937 #define MC_CMD_TELEMETRY_ENABLE_IN_STATE_OFST 0
18938 #define MC_CMD_TELEMETRY_ENABLE_IN_STATE_LEN 4
18939 /* enum: Disables telemetry functionality, returns the card to default
18940  * behaviour of the configured datapath variant.
18941  */
18942 #define MC_CMD_TELEMETRY_ENABLE_IN_DISABLE 0x0
18943 /* enum: Enables telemetry functionality on the currently configured datapath
18944  * variant if supported.
18945  */
18946 #define MC_CMD_TELEMETRY_ENABLE_IN_ENABLE 0x1
18947
18948 /* MC_CMD_TELEMETRY_ENABLE_OUT msgresponse */
18949 #define MC_CMD_TELEMETRY_ENABLE_OUT_LEN 0
18950
18951 /* TELEMETRY_CONFIG structuredef */
18952 #define TELEMETRY_CONFIG_LEN 36
18953 /* Bitfields to identify the list of config parameters included in the command.
18954  * A bit-value of 1 indicates that the relevant config parameter field is
18955  * valid; 0 indicates invalid and the config parameter field must be ignored by
18956  * firmware. Firmware may however apply some default values for certain
18957  * parameters.
18958  */
18959 #define TELEMETRY_CONFIG_FLAGS_OFST 0
18960 #define TELEMETRY_CONFIG_FLAGS_LEN 4
18961 #define TELEMETRY_CONFIG_METRICS_COLLECTOR_IP_VALID_LBN 0
18962 #define TELEMETRY_CONFIG_METRICS_COLLECTOR_IP_VALID_WIDTH 1
18963 #define TELEMETRY_CONFIG_METRICS_COLLECTOR_PORT_VALID_LBN 1
18964 #define TELEMETRY_CONFIG_METRICS_COLLECTOR_PORT_VALID_WIDTH 1
18965 #define TELEMETRY_CONFIG_MONITOR_TIMEOUT_MS_VALID_LBN 2
18966 #define TELEMETRY_CONFIG_MONITOR_TIMEOUT_MS_VALID_WIDTH 1
18967 #define TELEMETRY_CONFIG_MAX_METRICS_COUNT_VALID_LBN 3
18968 #define TELEMETRY_CONFIG_MAX_METRICS_COUNT_VALID_WIDTH 1
18969 #define TELEMETRY_CONFIG_RESERVED1_LBN 4
18970 #define TELEMETRY_CONFIG_RESERVED1_WIDTH 28
18971 #define TELEMETRY_CONFIG_FLAGS_LBN 0
18972 #define TELEMETRY_CONFIG_FLAGS_WIDTH 32
18973 /* Collector IPv4/IPv6 address to which latency measurements are forwarded from
18974  * the adapter (as bytes in network order; set last 12 bytes to 0 for IPv4
18975  * address).
18976  */
18977 #define TELEMETRY_CONFIG_METRICS_COLLECTOR_IP_OFST 4
18978 #define TELEMETRY_CONFIG_METRICS_COLLECTOR_IP_LEN 16
18979 #define TELEMETRY_CONFIG_METRICS_COLLECTOR_IP_LBN 32
18980 #define TELEMETRY_CONFIG_METRICS_COLLECTOR_IP_WIDTH 128
18981 /* Collector Port number to which latency measurements are forwarded from the
18982  * adapter (as bytes in network order).
18983  */
18984 #define TELEMETRY_CONFIG_METRICS_COLLECTOR_PORT_OFST 20
18985 #define TELEMETRY_CONFIG_METRICS_COLLECTOR_PORT_LEN 2
18986 #define TELEMETRY_CONFIG_METRICS_COLLECTOR_PORT_LBN 160
18987 #define TELEMETRY_CONFIG_METRICS_COLLECTOR_PORT_WIDTH 16
18988 /* Unused - set to 0. */
18989 #define TELEMETRY_CONFIG_RESERVED2_OFST 22
18990 #define TELEMETRY_CONFIG_RESERVED2_LEN 2
18991 #define TELEMETRY_CONFIG_RESERVED2_LBN 176
18992 #define TELEMETRY_CONFIG_RESERVED2_WIDTH 16
18993 /* MAC address of the collector (as bytes in network order). */
18994 #define TELEMETRY_CONFIG_METRICS_COLLECTOR_MAC_ADDR_OFST 24
18995 #define TELEMETRY_CONFIG_METRICS_COLLECTOR_MAC_ADDR_LEN 6
18996 #define TELEMETRY_CONFIG_METRICS_COLLECTOR_MAC_ADDR_LBN 192
18997 #define TELEMETRY_CONFIG_METRICS_COLLECTOR_MAC_ADDR_WIDTH 48
18998 /* Maximum number of latency measurements to be made on a telemetry flow. */
18999 #define TELEMETRY_CONFIG_MAX_METRICS_COUNT_OFST 30
19000 #define TELEMETRY_CONFIG_MAX_METRICS_COUNT_LEN 2
19001 #define TELEMETRY_CONFIG_MAX_METRICS_COUNT_LBN 240
19002 #define TELEMETRY_CONFIG_MAX_METRICS_COUNT_WIDTH 16
19003 /* Maximum duration for which a telemetry flow is monitored (in millisecs). */
19004 #define TELEMETRY_CONFIG_MONITOR_TIMEOUT_MS_OFST 32
19005 #define TELEMETRY_CONFIG_MONITOR_TIMEOUT_MS_LEN 4
19006 #define TELEMETRY_CONFIG_MONITOR_TIMEOUT_MS_LBN 256
19007 #define TELEMETRY_CONFIG_MONITOR_TIMEOUT_MS_WIDTH 32
19008
19009
19010 /***********************************/
19011 /* MC_CMD_TELEMETRY_CONFIG
19012  * This top-level command includes various sub-opcodes that are used to apply
19013  * (and read-back) telemetry related configuration parameters on the NIC.
19014  * Reference - SF-120569-SW Telemetry Firmware Design.
19015  */
19016 #define MC_CMD_TELEMETRY_CONFIG 0x139
19017 #undef  MC_CMD_0x139_PRIVILEGE_CTG
19018
19019 #define MC_CMD_0x139_PRIVILEGE_CTG SRIOV_CTG_ADMIN
19020
19021 /* MC_CMD_TELEMETRY_CONFIG_IN msgrequest */
19022 #define MC_CMD_TELEMETRY_CONFIG_IN_LEN 4
19023 /* Telemetry configuration sub-operation code */
19024 #define MC_CMD_TELEMETRY_CONFIG_IN_OP_OFST 0
19025 #define MC_CMD_TELEMETRY_CONFIG_IN_OP_LEN 4
19026 /* enum: Configure parameters for telemetry measurements. */
19027 #define MC_CMD_TELEMETRY_CONFIG_OP_SET 0x1
19028 /* enum: Read current values of parameters for telemetry measurements. */
19029 #define MC_CMD_TELEMETRY_CONFIG_OP_GET 0x2
19030
19031 /* MC_CMD_TELEMETRY_CONFIG_IN_SET msgrequest: This command configures the
19032  * parameters necessary for tcp-latency measurements. The adapter adds a filter
19033  * for every new tcp flow seen in both tx and rx directions and tracks the
19034  * telemetry measurements related to the flow in a tracking table. Entries in
19035  * the tracking table live as long as N measurements are made on the flow or
19036  * the flow has been in the tracking table for the maximum configured duration.
19037  * Telemetry measurements in this command refer to tcp-latency measurements for
19038  * data-to-ack latency as well as data-to-data latency. All telemetry
19039  * measurements are bundled into a UDP packet and forwarded to a collector
19040  * whose IP address is configured using this command.
19041  */
19042 #define MC_CMD_TELEMETRY_CONFIG_IN_SET_LEN 40
19043 /* Telemetry configuration sub-operation code. Must be set to
19044  * MC_CMD_TELEMETRY_CONFIG_OP_SET.
19045  */
19046 #define MC_CMD_TELEMETRY_CONFIG_IN_SET_OP_OFST 0
19047 #define MC_CMD_TELEMETRY_CONFIG_IN_SET_OP_LEN 4
19048 /* struct of type TELEMETRY_CONFIG. */
19049 #define MC_CMD_TELEMETRY_CONFIG_IN_SET_PARAMETERS_OFST 4
19050 #define MC_CMD_TELEMETRY_CONFIG_IN_SET_PARAMETERS_LEN 36
19051
19052 /* MC_CMD_TELEMETRY_CONFIG_OUT_SET msgresponse */
19053 #define MC_CMD_TELEMETRY_CONFIG_OUT_SET_LEN 0
19054
19055 /* MC_CMD_TELEMETRY_CONFIG_IN_GET msgrequest: This command reads out the
19056  * current values of config parameters necessary for tcp-latency measurements.
19057  * See MC_CMD_TELEMETRY_SET_CONFIG for more information about the configuration
19058  * parameters.
19059  */
19060 #define MC_CMD_TELEMETRY_CONFIG_IN_GET_LEN 4
19061 /* Telemetry configuration sub-operation code. Must be set to
19062  * MC_CMD_TELEMETRY_CONFIG_OP_GET.
19063  */
19064 #define MC_CMD_TELEMETRY_CONFIG_IN_GET_OP_OFST 0
19065 #define MC_CMD_TELEMETRY_CONFIG_IN_GET_OP_LEN 4
19066
19067 /* MC_CMD_TELEMETRY_CONFIG_OUT_GET msgresponse */
19068 #define MC_CMD_TELEMETRY_CONFIG_OUT_GET_LEN 36
19069 /* struct of type TELEMETRY_CONFIG. */
19070 #define MC_CMD_TELEMETRY_CONFIG_OUT_GET_PARAMETERS_OFST 0
19071 #define MC_CMD_TELEMETRY_CONFIG_OUT_GET_PARAMETERS_LEN 36
19072
19073 /* EF100_MCDI_EVENT structuredef: The structure of an MCDI_EVENT on EF100
19074  * platforms
19075  */
19076 #define EF100_MCDI_EVENT_LEN 8
19077 /* Defined by QMDA. Will be 1 for all SFC events */
19078 #define EF100_MCDI_EVENT_EV_DATA_FORMAT_LBN 0
19079 #define EF100_MCDI_EVENT_EV_DATA_FORMAT_WIDTH 1
19080 /* Defined by QMDA. The phase bit, changes each time round the event ring */
19081 #define EF100_MCDI_EVENT_EV_EVQ_PHASE_LBN 1
19082 #define EF100_MCDI_EVENT_EV_EVQ_PHASE_WIDTH 1
19083 /* Defined by QDMA. Meaning unclear. */
19084 #define EF100_MCDI_EVENT_EV_ERROR_LBN 2
19085 #define EF100_MCDI_EVENT_EV_ERROR_WIDTH 1
19086 /* Defined by QMDA. Indicates a descriptor was consumed. */
19087 #define EF100_MCDI_EVENT_EV_DESC_USED_LBN 3
19088 #define EF100_MCDI_EVENT_EV_DESC_USED_WIDTH 1
19089 /* Indicates the top-level type of the event. Event types are as documented in
19090  * SF-119689-TC and defined in events.yml. For MCDI events it's always
19091  * EF100_EV_MCDI. HW can generate other event type for its events.
19092  */
19093 #define EF100_MCDI_EVENT_EV_TYPE_LBN 4
19094 #define EF100_MCDI_EVENT_EV_TYPE_WIDTH 4
19095 #define EF100_MCDI_EVENT_CODE_OFST 1
19096 #define EF100_MCDI_EVENT_CODE_LEN 1
19097 /*            Enum values, see field(s): */
19098 /*               MCDI_EVENT/CODE */
19099 #define EF100_MCDI_EVENT_CODE_LBN 8
19100 #define EF100_MCDI_EVENT_CODE_WIDTH 8
19101 /* Data associated with PTP events which doesn't fit into the main DATA field
19102  */
19103 #define EF100_MCDI_EVENT_PTP_DATA_OFST 2
19104 #define EF100_MCDI_EVENT_PTP_DATA_LEN 1
19105 #define EF100_MCDI_EVENT_SRC_LBN 0
19106 #define EF100_MCDI_EVENT_SRC_WIDTH 8
19107 #define EF100_MCDI_EVENT_PTP_DATA_LBN 16
19108 #define EF100_MCDI_EVENT_PTP_DATA_WIDTH 8
19109 /* Set if this message continues into another event */
19110 #define EF100_MCDI_EVENT_CONT_LBN 24
19111 #define EF100_MCDI_EVENT_CONT_WIDTH 1
19112 #define EF100_MCDI_EVENT_LEVEL_LBN 25
19113 #define EF100_MCDI_EVENT_LEVEL_WIDTH 3
19114 /*            Enum values, see field(s): */
19115 /*               MCDI_EVENT/LEVEL */
19116 /* Data associated with this event. Format depends on the event code. */
19117 #define EF100_MCDI_EVENT_DATA_OFST 4
19118 #define EF100_MCDI_EVENT_DATA_LEN 4
19119 #define EF100_MCDI_EVENT_DATA_LBN 32
19120 #define EF100_MCDI_EVENT_DATA_WIDTH 32
19121
19122 #endif /* _SIENA_MC_DRIVER_PCOL_H */