net/sfc/base: update MCDI headers
[dpdk.git] / drivers / net / sfc / base / efx_regs_mcdi.h
1 /* SPDX-License-Identifier: BSD-3-Clause
2  *
3  * Copyright 2008-2018 Solarflare Communications Inc.
4  * All rights reserved.
5  */
6
7 /*! \cidoxg_firmware_mc_cmd */
8
9 #ifndef _SIENA_MC_DRIVER_PCOL_H
10 #define _SIENA_MC_DRIVER_PCOL_H
11
12
13 /* Values to be written into FMCR_CZ_RESET_STATE_REG to control boot. */
14 /* Power-on reset state */
15 #define MC_FW_STATE_POR (1)
16 /* If this is set in MC_RESET_STATE_REG then it should be
17  * possible to jump into IMEM without loading code from flash. */
18 #define MC_FW_WARM_BOOT_OK (2)
19 /* The MC main image has started to boot. */
20 #define MC_FW_STATE_BOOTING (4)
21 /* The Scheduler has started. */
22 #define MC_FW_STATE_SCHED (8)
23 /* If this is set in MC_RESET_STATE_REG then it should be
24  * possible to jump into IMEM without loading code from flash.
25  * Unlike a warm boot, assume DMEM has been reloaded, so that
26  * the MC persistent data must be reinitialised. */
27 #define MC_FW_TEPID_BOOT_OK (16)
28 /* We have entered the main firmware via recovery mode.  This
29  * means that MC persistent data must be reinitialised, but that
30  * we shouldn't touch PCIe config. */
31 #define MC_FW_RECOVERY_MODE_PCIE_INIT_OK (32)
32 /* BIST state has been initialized */
33 #define MC_FW_BIST_INIT_OK (128)
34
35 /* Siena MC shared memmory offsets */
36 /* The 'doorbell' addresses are hard-wired to alert the MC when written */
37 #define MC_SMEM_P0_DOORBELL_OFST        0x000
38 #define MC_SMEM_P1_DOORBELL_OFST        0x004
39 /* The rest of these are firmware-defined */
40 #define MC_SMEM_P0_PDU_OFST             0x008
41 #define MC_SMEM_P1_PDU_OFST             0x108
42 #define MC_SMEM_PDU_LEN                 0x100
43 #define MC_SMEM_P0_PTP_TIME_OFST        0x7f0
44 #define MC_SMEM_P0_STATUS_OFST          0x7f8
45 #define MC_SMEM_P1_STATUS_OFST          0x7fc
46
47 /* Values to be written to the per-port status dword in shared
48  * memory on reboot and assert */
49 #define MC_STATUS_DWORD_REBOOT (0xb007b007)
50 #define MC_STATUS_DWORD_ASSERT (0xdeaddead)
51
52 /* Check whether an mcfw version (in host order) belongs to a bootloader */
53 #define MC_FW_VERSION_IS_BOOTLOADER(_v) (((_v) >> 16) == 0xb007)
54
55 /* The current version of the MCDI protocol.
56  *
57  * Note that the ROM burnt into the card only talks V0, so at the very
58  * least every driver must support version 0 and MCDI_PCOL_VERSION
59  */
60 #ifdef WITH_MCDI_V2
61 #define MCDI_PCOL_VERSION 2
62 #else
63 #define MCDI_PCOL_VERSION 1
64 #endif
65
66 /* Unused commands: 0x23, 0x27, 0x30, 0x31 */
67
68 /* MCDI version 1
69  *
70  * Each MCDI request starts with an MCDI_HEADER, which is a 32bit
71  * structure, filled in by the client.
72  *
73  *       0       7  8     16    20     22  23  24    31
74  *      | CODE | R | LEN | SEQ | Rsvd | E | R | XFLAGS |
75  *               |                      |   |
76  *               |                      |   \--- Response
77  *               |                      \------- Error
78  *               \------------------------------ Resync (always set)
79  *
80  * The client writes it's request into MC shared memory, and rings the
81  * doorbell. Each request is completed by either by the MC writting
82  * back into shared memory, or by writting out an event.
83  *
84  * All MCDI commands support completion by shared memory response. Each
85  * request may also contain additional data (accounted for by HEADER.LEN),
86  * and some response's may also contain additional data (again, accounted
87  * for by HEADER.LEN).
88  *
89  * Some MCDI commands support completion by event, in which any associated
90  * response data is included in the event.
91  *
92  * The protocol requires one response to be delivered for every request, a
93  * request should not be sent unless the response for the previous request
94  * has been received (either by polling shared memory, or by receiving
95  * an event).
96  */
97
98 /** Request/Response structure */
99 #define MCDI_HEADER_OFST 0
100 #define MCDI_HEADER_CODE_LBN 0
101 #define MCDI_HEADER_CODE_WIDTH 7
102 #define MCDI_HEADER_RESYNC_LBN 7
103 #define MCDI_HEADER_RESYNC_WIDTH 1
104 #define MCDI_HEADER_DATALEN_LBN 8
105 #define MCDI_HEADER_DATALEN_WIDTH 8
106 #define MCDI_HEADER_SEQ_LBN 16
107 #define MCDI_HEADER_SEQ_WIDTH 4
108 #define MCDI_HEADER_RSVD_LBN 20
109 #define MCDI_HEADER_RSVD_WIDTH 1
110 #define MCDI_HEADER_NOT_EPOCH_LBN 21
111 #define MCDI_HEADER_NOT_EPOCH_WIDTH 1
112 #define MCDI_HEADER_ERROR_LBN 22
113 #define MCDI_HEADER_ERROR_WIDTH 1
114 #define MCDI_HEADER_RESPONSE_LBN 23
115 #define MCDI_HEADER_RESPONSE_WIDTH 1
116 #define MCDI_HEADER_XFLAGS_LBN 24
117 #define MCDI_HEADER_XFLAGS_WIDTH 8
118 /* Request response using event */
119 #define MCDI_HEADER_XFLAGS_EVREQ 0x01
120 /* Request (and signal) early doorbell return */
121 #define MCDI_HEADER_XFLAGS_DBRET 0x02
122
123 /* Maximum number of payload bytes */
124 #define MCDI_CTL_SDU_LEN_MAX_V1 0xfc
125 #define MCDI_CTL_SDU_LEN_MAX_V2 0x400
126
127 #ifdef WITH_MCDI_V2
128 #define MCDI_CTL_SDU_LEN_MAX MCDI_CTL_SDU_LEN_MAX_V2
129 #else
130 #define MCDI_CTL_SDU_LEN_MAX MCDI_CTL_SDU_LEN_MAX_V1
131 #endif
132
133
134 /* The MC can generate events for two reasons:
135  *   - To advance a shared memory request if XFLAGS_EVREQ was set
136  *   - As a notification (link state, i2c event), controlled
137  *     via MC_CMD_LOG_CTRL
138  *
139  * Both events share a common structure:
140  *
141  *  0      32     33      36    44     52     60
142  * | Data | Cont | Level | Src | Code | Rsvd |
143  *           |
144  *           \ There is another event pending in this notification
145  *
146  * If Code==CMDDONE, then the fields are further interpreted as:
147  *
148  *   - LEVEL==INFO    Command succeeded
149  *   - LEVEL==ERR     Command failed
150  *
151  *    0     8         16      24     32
152  *   | Seq | Datalen | Errno | Rsvd |
153  *
154  *   These fields are taken directly out of the standard MCDI header, i.e.,
155  *   LEVEL==ERR, Datalen == 0 => Reboot
156  *
157  * Events can be squirted out of the UART (using LOG_CTRL) without a
158  * MCDI header.  An event can be distinguished from a MCDI response by
159  * examining the first byte which is 0xc0.  This corresponds to the
160  * non-existent MCDI command MC_CMD_DEBUG_LOG.
161  *
162  *      0         7        8
163  *     | command | Resync |     = 0xc0
164  *
165  * Since the event is written in big-endian byte order, this works
166  * providing bits 56-63 of the event are 0xc0.
167  *
168  *      56     60  63
169  *     | Rsvd | Code |    = 0xc0
170  *
171  * Which means for convenience the event code is 0xc for all MC
172  * generated events.
173  */
174 #define FSE_AZ_EV_CODE_MCDI_EVRESPONSE 0xc
175
176
177 /* Operation not permitted. */
178 #define MC_CMD_ERR_EPERM 1
179 /* Non-existent command target */
180 #define MC_CMD_ERR_ENOENT 2
181 /* assert() has killed the MC */
182 #define MC_CMD_ERR_EINTR 4
183 /* I/O failure */
184 #define MC_CMD_ERR_EIO 5
185 /* Already exists */
186 #define MC_CMD_ERR_EEXIST 6
187 /* Try again */
188 #define MC_CMD_ERR_EAGAIN 11
189 /* Out of memory */
190 #define MC_CMD_ERR_ENOMEM 12
191 /* Caller does not hold required locks */
192 #define MC_CMD_ERR_EACCES 13
193 /* Resource is currently unavailable (e.g. lock contention) */
194 #define MC_CMD_ERR_EBUSY 16
195 /* No such device */
196 #define MC_CMD_ERR_ENODEV 19
197 /* Invalid argument to target */
198 #define MC_CMD_ERR_EINVAL 22
199 /* Broken pipe */
200 #define MC_CMD_ERR_EPIPE 32
201 /* Read-only */
202 #define MC_CMD_ERR_EROFS 30
203 /* Out of range */
204 #define MC_CMD_ERR_ERANGE 34
205 /* Non-recursive resource is already acquired */
206 #define MC_CMD_ERR_EDEADLK 35
207 /* Operation not implemented */
208 #define MC_CMD_ERR_ENOSYS 38
209 /* Operation timed out */
210 #define MC_CMD_ERR_ETIME 62
211 /* Link has been severed */
212 #define MC_CMD_ERR_ENOLINK 67
213 /* Protocol error */
214 #define MC_CMD_ERR_EPROTO 71
215 /* Operation not supported */
216 #define MC_CMD_ERR_ENOTSUP 95
217 /* Address not available */
218 #define MC_CMD_ERR_EADDRNOTAVAIL 99
219 /* Not connected */
220 #define MC_CMD_ERR_ENOTCONN 107
221 /* Operation already in progress */
222 #define MC_CMD_ERR_EALREADY 114
223
224 /* Resource allocation failed. */
225 #define MC_CMD_ERR_ALLOC_FAIL  0x1000
226 /* V-adaptor not found. */
227 #define MC_CMD_ERR_NO_VADAPTOR 0x1001
228 /* EVB port not found. */
229 #define MC_CMD_ERR_NO_EVB_PORT 0x1002
230 /* V-switch not found. */
231 #define MC_CMD_ERR_NO_VSWITCH  0x1003
232 /* Too many VLAN tags. */
233 #define MC_CMD_ERR_VLAN_LIMIT  0x1004
234 /* Bad PCI function number. */
235 #define MC_CMD_ERR_BAD_PCI_FUNC 0x1005
236 /* Invalid VLAN mode. */
237 #define MC_CMD_ERR_BAD_VLAN_MODE 0x1006
238 /* Invalid v-switch type. */
239 #define MC_CMD_ERR_BAD_VSWITCH_TYPE 0x1007
240 /* Invalid v-port type. */
241 #define MC_CMD_ERR_BAD_VPORT_TYPE 0x1008
242 /* MAC address exists. */
243 #define MC_CMD_ERR_MAC_EXIST 0x1009
244 /* Slave core not present */
245 #define MC_CMD_ERR_SLAVE_NOT_PRESENT 0x100a
246 /* The datapath is disabled. */
247 #define MC_CMD_ERR_DATAPATH_DISABLED 0x100b
248 /* The requesting client is not a function */
249 #define MC_CMD_ERR_CLIENT_NOT_FN  0x100c
250 /* The requested operation might require the
251    command to be passed between MCs, and the
252    transport doesn't support that.  Should
253    only ever been seen over the UART. */
254 #define MC_CMD_ERR_TRANSPORT_NOPROXY 0x100d
255 /* VLAN tag(s) exists */
256 #define MC_CMD_ERR_VLAN_EXIST 0x100e
257 /* No MAC address assigned to an EVB port */
258 #define MC_CMD_ERR_NO_MAC_ADDR 0x100f
259 /* Notifies the driver that the request has been relayed
260  * to an admin function for authorization. The driver should
261  * wait for a PROXY_RESPONSE event and then resend its request.
262  * This error code is followed by a 32-bit handle that
263  * helps matching it with the respective PROXY_RESPONSE event. */
264 #define MC_CMD_ERR_PROXY_PENDING 0x1010
265 #define MC_CMD_ERR_PROXY_PENDING_HANDLE_OFST 4
266 /* The request cannot be passed for authorization because
267  * another request from the same function is currently being
268  * authorized. The drvier should try again later. */
269 #define MC_CMD_ERR_PROXY_INPROGRESS 0x1011
270 /* Returned by MC_CMD_PROXY_COMPLETE if the caller is not the function
271  * that has enabled proxying or BLOCK_INDEX points to a function that
272  * doesn't await an authorization. */
273 #define MC_CMD_ERR_PROXY_UNEXPECTED 0x1012
274 /* This code is currently only used internally in FW. Its meaning is that
275  * an operation failed due to lack of SR-IOV privilege.
276  * Normally it is translated to EPERM by send_cmd_err(),
277  * but it may also be used to trigger some special mechanism
278  * for handling such case, e.g. to relay the failed request
279  * to a designated admin function for authorization. */
280 #define MC_CMD_ERR_NO_PRIVILEGE 0x1013
281 /* Workaround 26807 could not be turned on/off because some functions
282  * have already installed filters. See the comment at
283  * MC_CMD_WORKAROUND_BUG26807.
284  * May also returned for other operations such as sub-variant switching. */
285 #define MC_CMD_ERR_FILTERS_PRESENT 0x1014
286 /* The clock whose frequency you've attempted to set set
287  * doesn't exist on this NIC */
288 #define MC_CMD_ERR_NO_CLOCK 0x1015
289 /* Returned by MC_CMD_TESTASSERT if the action that should
290  * have caused an assertion failed to do so.  */
291 #define MC_CMD_ERR_UNREACHABLE 0x1016
292 /* This command needs to be processed in the background but there were no
293  * resources to do so. Send it again after a command has completed. */
294 #define MC_CMD_ERR_QUEUE_FULL 0x1017
295 /* The operation could not be completed because the PCIe link has gone
296  * away.  This error code is never expected to be returned over the TLP
297  * transport. */
298 #define MC_CMD_ERR_NO_PCIE 0x1018
299 /* The operation could not be completed because the datapath has gone
300  * away.  This is distinct from MC_CMD_ERR_DATAPATH_DISABLED in that the
301  * datapath absence may be temporary*/
302 #define MC_CMD_ERR_NO_DATAPATH 0x1019
303 /* The operation could not complete because some VIs are allocated */
304 #define MC_CMD_ERR_VIS_PRESENT 0x101a
305 /* The operation could not complete because some PIO buffers are allocated */
306 #define MC_CMD_ERR_PIOBUFS_PRESENT 0x101b
307
308 #define MC_CMD_ERR_CODE_OFST 0
309
310 /* We define 8 "escape" commands to allow
311    for command number space extension */
312
313 #define MC_CMD_CMD_SPACE_ESCAPE_0             0x78
314 #define MC_CMD_CMD_SPACE_ESCAPE_1             0x79
315 #define MC_CMD_CMD_SPACE_ESCAPE_2             0x7A
316 #define MC_CMD_CMD_SPACE_ESCAPE_3             0x7B
317 #define MC_CMD_CMD_SPACE_ESCAPE_4             0x7C
318 #define MC_CMD_CMD_SPACE_ESCAPE_5             0x7D
319 #define MC_CMD_CMD_SPACE_ESCAPE_6             0x7E
320 #define MC_CMD_CMD_SPACE_ESCAPE_7             0x7F
321
322 /* Vectors in the boot ROM */
323 /* Point to the copycode entry point. */
324 #define SIENA_MC_BOOTROM_COPYCODE_VEC (0x800 - 3 * 0x4)
325 #define HUNT_MC_BOOTROM_COPYCODE_VEC (0x8000 - 3 * 0x4)
326 #define MEDFORD_MC_BOOTROM_COPYCODE_VEC (0x10000 - 3 * 0x4)
327 /* Points to the recovery mode entry point. Misnamed but kept for compatibility. */
328 #define SIENA_MC_BOOTROM_NOFLASH_VEC (0x800 - 2 * 0x4)
329 #define HUNT_MC_BOOTROM_NOFLASH_VEC (0x8000 - 2 * 0x4)
330 #define MEDFORD_MC_BOOTROM_NOFLASH_VEC (0x10000 - 2 * 0x4)
331 /* Points to the recovery mode entry point. Same as above, but the right name. */
332 #define SIENA_MC_BOOTROM_RECOVERY_VEC (0x800 - 2 * 0x4)
333 #define HUNT_MC_BOOTROM_RECOVERY_VEC (0x8000 - 2 * 0x4)
334 #define MEDFORD_MC_BOOTROM_RECOVERY_VEC (0x10000 - 2 * 0x4)
335
336 /* Points to noflash mode entry point. */
337 #define MEDFORD_MC_BOOTROM_REAL_NOFLASH_VEC (0x10000 - 4 * 0x4)
338
339 /* The command set exported by the boot ROM (MCDI v0) */
340 #define MC_CMD_GET_VERSION_V0_SUPPORTED_FUNCS {         \
341         (1 << MC_CMD_READ32)    |                       \
342         (1 << MC_CMD_WRITE32)   |                       \
343         (1 << MC_CMD_COPYCODE)  |                       \
344         (1 << MC_CMD_GET_VERSION),                      \
345         0, 0, 0 }
346
347 #define MC_CMD_SENSOR_INFO_OUT_OFFSET_OFST(_x)          \
348         (MC_CMD_SENSOR_ENTRY_OFST + (_x))
349
350 #define MC_CMD_DBI_WRITE_IN_ADDRESS_OFST(n)             \
351         (MC_CMD_DBI_WRITE_IN_DBIWROP_OFST +             \
352          MC_CMD_DBIWROP_TYPEDEF_ADDRESS_OFST +          \
353          (n) * MC_CMD_DBIWROP_TYPEDEF_LEN)
354
355 #define MC_CMD_DBI_WRITE_IN_BYTE_MASK_OFST(n)           \
356         (MC_CMD_DBI_WRITE_IN_DBIWROP_OFST +             \
357          MC_CMD_DBIWROP_TYPEDEF_BYTE_MASK_OFST +        \
358          (n) * MC_CMD_DBIWROP_TYPEDEF_LEN)
359
360 #define MC_CMD_DBI_WRITE_IN_VALUE_OFST(n)               \
361         (MC_CMD_DBI_WRITE_IN_DBIWROP_OFST +             \
362          MC_CMD_DBIWROP_TYPEDEF_VALUE_OFST +            \
363          (n) * MC_CMD_DBIWROP_TYPEDEF_LEN)
364
365 /* This may be ORed with an EVB_PORT_ID_xxx constant to pass a non-default
366  * stack ID (which must be in the range 1-255) along with an EVB port ID.
367  */
368 #define EVB_STACK_ID(n)  (((n) & 0xff) << 16)
369
370
371 #ifdef WITH_MCDI_V2
372
373 /* Version 2 adds an optional argument to error returns: the errno value
374  * may be followed by the (0-based) number of the first argument that
375  * could not be processed.
376  */
377 #define MC_CMD_ERR_ARG_OFST 4
378
379 /* No space */
380 #define MC_CMD_ERR_ENOSPC 28
381
382 #endif
383
384 /* MCDI_EVENT structuredef */
385 #define MCDI_EVENT_LEN 8
386 #define MCDI_EVENT_CONT_LBN 32
387 #define MCDI_EVENT_CONT_WIDTH 1
388 #define MCDI_EVENT_LEVEL_LBN 33
389 #define MCDI_EVENT_LEVEL_WIDTH 3
390 /* enum: Info. */
391 #define MCDI_EVENT_LEVEL_INFO 0x0
392 /* enum: Warning. */
393 #define MCDI_EVENT_LEVEL_WARN 0x1
394 /* enum: Error. */
395 #define MCDI_EVENT_LEVEL_ERR 0x2
396 /* enum: Fatal. */
397 #define MCDI_EVENT_LEVEL_FATAL 0x3
398 #define MCDI_EVENT_DATA_OFST 0
399 #define MCDI_EVENT_DATA_LEN 4
400 #define MCDI_EVENT_CMDDONE_SEQ_LBN 0
401 #define MCDI_EVENT_CMDDONE_SEQ_WIDTH 8
402 #define MCDI_EVENT_CMDDONE_DATALEN_LBN 8
403 #define MCDI_EVENT_CMDDONE_DATALEN_WIDTH 8
404 #define MCDI_EVENT_CMDDONE_ERRNO_LBN 16
405 #define MCDI_EVENT_CMDDONE_ERRNO_WIDTH 8
406 #define MCDI_EVENT_LINKCHANGE_LP_CAP_LBN 0
407 #define MCDI_EVENT_LINKCHANGE_LP_CAP_WIDTH 16
408 #define MCDI_EVENT_LINKCHANGE_SPEED_LBN 16
409 #define MCDI_EVENT_LINKCHANGE_SPEED_WIDTH 4
410 /* enum: Link is down or link speed could not be determined */
411 #define MCDI_EVENT_LINKCHANGE_SPEED_UNKNOWN 0x0
412 /* enum: 100Mbs */
413 #define MCDI_EVENT_LINKCHANGE_SPEED_100M 0x1
414 /* enum: 1Gbs */
415 #define MCDI_EVENT_LINKCHANGE_SPEED_1G 0x2
416 /* enum: 10Gbs */
417 #define MCDI_EVENT_LINKCHANGE_SPEED_10G 0x3
418 /* enum: 40Gbs */
419 #define MCDI_EVENT_LINKCHANGE_SPEED_40G 0x4
420 /* enum: 25Gbs */
421 #define MCDI_EVENT_LINKCHANGE_SPEED_25G 0x5
422 /* enum: 50Gbs */
423 #define MCDI_EVENT_LINKCHANGE_SPEED_50G 0x6
424 /* enum: 100Gbs */
425 #define MCDI_EVENT_LINKCHANGE_SPEED_100G 0x7
426 #define MCDI_EVENT_LINKCHANGE_FCNTL_LBN 20
427 #define MCDI_EVENT_LINKCHANGE_FCNTL_WIDTH 4
428 #define MCDI_EVENT_LINKCHANGE_LINK_FLAGS_LBN 24
429 #define MCDI_EVENT_LINKCHANGE_LINK_FLAGS_WIDTH 8
430 #define MCDI_EVENT_SENSOREVT_MONITOR_LBN 0
431 #define MCDI_EVENT_SENSOREVT_MONITOR_WIDTH 8
432 #define MCDI_EVENT_SENSOREVT_STATE_LBN 8
433 #define MCDI_EVENT_SENSOREVT_STATE_WIDTH 8
434 #define MCDI_EVENT_SENSOREVT_VALUE_LBN 16
435 #define MCDI_EVENT_SENSOREVT_VALUE_WIDTH 16
436 #define MCDI_EVENT_FWALERT_DATA_LBN 8
437 #define MCDI_EVENT_FWALERT_DATA_WIDTH 24
438 #define MCDI_EVENT_FWALERT_REASON_LBN 0
439 #define MCDI_EVENT_FWALERT_REASON_WIDTH 8
440 /* enum: SRAM Access. */
441 #define MCDI_EVENT_FWALERT_REASON_SRAM_ACCESS 0x1
442 #define MCDI_EVENT_FLR_VF_LBN 0
443 #define MCDI_EVENT_FLR_VF_WIDTH 8
444 #define MCDI_EVENT_TX_ERR_TXQ_LBN 0
445 #define MCDI_EVENT_TX_ERR_TXQ_WIDTH 12
446 #define MCDI_EVENT_TX_ERR_TYPE_LBN 12
447 #define MCDI_EVENT_TX_ERR_TYPE_WIDTH 4
448 /* enum: Descriptor loader reported failure */
449 #define MCDI_EVENT_TX_ERR_DL_FAIL 0x1
450 /* enum: Descriptor ring empty and no EOP seen for packet */
451 #define MCDI_EVENT_TX_ERR_NO_EOP 0x2
452 /* enum: Overlength packet */
453 #define MCDI_EVENT_TX_ERR_2BIG 0x3
454 /* enum: Malformed option descriptor */
455 #define MCDI_EVENT_TX_BAD_OPTDESC 0x5
456 /* enum: Option descriptor part way through a packet */
457 #define MCDI_EVENT_TX_OPT_IN_PKT 0x8
458 /* enum: DMA or PIO data access error */
459 #define MCDI_EVENT_TX_ERR_BAD_DMA_OR_PIO 0x9
460 #define MCDI_EVENT_TX_ERR_INFO_LBN 16
461 #define MCDI_EVENT_TX_ERR_INFO_WIDTH 16
462 #define MCDI_EVENT_TX_FLUSH_TO_DRIVER_LBN 12
463 #define MCDI_EVENT_TX_FLUSH_TO_DRIVER_WIDTH 1
464 #define MCDI_EVENT_TX_FLUSH_TXQ_LBN 0
465 #define MCDI_EVENT_TX_FLUSH_TXQ_WIDTH 12
466 #define MCDI_EVENT_PTP_ERR_TYPE_LBN 0
467 #define MCDI_EVENT_PTP_ERR_TYPE_WIDTH 8
468 /* enum: PLL lost lock */
469 #define MCDI_EVENT_PTP_ERR_PLL_LOST 0x1
470 /* enum: Filter overflow (PDMA) */
471 #define MCDI_EVENT_PTP_ERR_FILTER 0x2
472 /* enum: FIFO overflow (FPGA) */
473 #define MCDI_EVENT_PTP_ERR_FIFO 0x3
474 /* enum: Merge queue overflow */
475 #define MCDI_EVENT_PTP_ERR_QUEUE 0x4
476 #define MCDI_EVENT_AOE_ERR_TYPE_LBN 0
477 #define MCDI_EVENT_AOE_ERR_TYPE_WIDTH 8
478 /* enum: AOE failed to load - no valid image? */
479 #define MCDI_EVENT_AOE_NO_LOAD 0x1
480 /* enum: AOE FC reported an exception */
481 #define MCDI_EVENT_AOE_FC_ASSERT 0x2
482 /* enum: AOE FC watchdogged */
483 #define MCDI_EVENT_AOE_FC_WATCHDOG 0x3
484 /* enum: AOE FC failed to start */
485 #define MCDI_EVENT_AOE_FC_NO_START 0x4
486 /* enum: Generic AOE fault - likely to have been reported via other means too
487  * but intended for use by aoex driver.
488  */
489 #define MCDI_EVENT_AOE_FAULT 0x5
490 /* enum: Results of reprogramming the CPLD (status in AOE_ERR_DATA) */
491 #define MCDI_EVENT_AOE_CPLD_REPROGRAMMED 0x6
492 /* enum: AOE loaded successfully */
493 #define MCDI_EVENT_AOE_LOAD 0x7
494 /* enum: AOE DMA operation completed (LSB of HOST_HANDLE in AOE_ERR_DATA) */
495 #define MCDI_EVENT_AOE_DMA 0x8
496 /* enum: AOE byteblaster connected/disconnected (Connection status in
497  * AOE_ERR_DATA)
498  */
499 #define MCDI_EVENT_AOE_BYTEBLASTER 0x9
500 /* enum: DDR ECC status update */
501 #define MCDI_EVENT_AOE_DDR_ECC_STATUS 0xa
502 /* enum: PTP status update */
503 #define MCDI_EVENT_AOE_PTP_STATUS 0xb
504 /* enum: FPGA header incorrect */
505 #define MCDI_EVENT_AOE_FPGA_LOAD_HEADER_ERR 0xc
506 /* enum: FPGA Powered Off due to error in powering up FPGA */
507 #define MCDI_EVENT_AOE_FPGA_POWER_OFF 0xd
508 /* enum: AOE FPGA load failed due to MC to MUM communication failure */
509 #define MCDI_EVENT_AOE_FPGA_LOAD_FAILED 0xe
510 /* enum: Notify that invalid flash type detected */
511 #define MCDI_EVENT_AOE_INVALID_FPGA_FLASH_TYPE 0xf
512 /* enum: Notify that the attempt to run FPGA Controller firmware timedout */
513 #define MCDI_EVENT_AOE_FC_RUN_TIMEDOUT 0x10
514 /* enum: Failure to probe one or more FPGA boot flash chips */
515 #define MCDI_EVENT_AOE_FPGA_BOOT_FLASH_INVALID 0x11
516 /* enum: FPGA boot-flash contains an invalid image header */
517 #define MCDI_EVENT_AOE_FPGA_BOOT_FLASH_HDR_INVALID 0x12
518 /* enum: Failed to program clocks required by the FPGA */
519 #define MCDI_EVENT_AOE_FPGA_CLOCKS_PROGRAM_FAILED 0x13
520 /* enum: Notify that FPGA Controller is alive to serve MCDI requests */
521 #define MCDI_EVENT_AOE_FC_RUNNING 0x14
522 #define MCDI_EVENT_AOE_ERR_DATA_LBN 8
523 #define MCDI_EVENT_AOE_ERR_DATA_WIDTH 8
524 #define MCDI_EVENT_AOE_ERR_FC_ASSERT_INFO_LBN 8
525 #define MCDI_EVENT_AOE_ERR_FC_ASSERT_INFO_WIDTH 8
526 /* enum: FC Assert happened, but the register information is not available */
527 #define MCDI_EVENT_AOE_ERR_FC_ASSERT_SEEN 0x0
528 /* enum: The register information for FC Assert is ready for readinng by driver
529  */
530 #define MCDI_EVENT_AOE_ERR_FC_ASSERT_DATA_READY 0x1
531 #define MCDI_EVENT_AOE_ERR_CODE_FPGA_HEADER_VERIFY_FAILED_LBN 8
532 #define MCDI_EVENT_AOE_ERR_CODE_FPGA_HEADER_VERIFY_FAILED_WIDTH 8
533 /* enum: Reading from NV failed */
534 #define MCDI_EVENT_AOE_ERR_FPGA_HEADER_NV_READ_FAIL 0x0
535 /* enum: Invalid Magic Number if FPGA header */
536 #define MCDI_EVENT_AOE_ERR_FPGA_HEADER_MAGIC_FAIL 0x1
537 /* enum: Invalid Silicon type detected in header */
538 #define MCDI_EVENT_AOE_ERR_FPGA_HEADER_SILICON_TYPE 0x2
539 /* enum: Unsupported VRatio */
540 #define MCDI_EVENT_AOE_ERR_FPGA_HEADER_VRATIO 0x3
541 /* enum: Unsupported DDR Type */
542 #define MCDI_EVENT_AOE_ERR_FPGA_HEADER_DDR_TYPE 0x4
543 /* enum: DDR Voltage out of supported range */
544 #define MCDI_EVENT_AOE_ERR_FPGA_HEADER_DDR_VOLTAGE 0x5
545 /* enum: Unsupported DDR speed */
546 #define MCDI_EVENT_AOE_ERR_FPGA_HEADER_DDR_SPEED 0x6
547 /* enum: Unsupported DDR size */
548 #define MCDI_EVENT_AOE_ERR_FPGA_HEADER_DDR_SIZE 0x7
549 /* enum: Unsupported DDR rank */
550 #define MCDI_EVENT_AOE_ERR_FPGA_HEADER_DDR_RANK 0x8
551 #define MCDI_EVENT_AOE_ERR_CODE_INVALID_FPGA_FLASH_TYPE_INFO_LBN 8
552 #define MCDI_EVENT_AOE_ERR_CODE_INVALID_FPGA_FLASH_TYPE_INFO_WIDTH 8
553 /* enum: Primary boot flash */
554 #define MCDI_EVENT_AOE_FLASH_TYPE_BOOT_PRIMARY 0x0
555 /* enum: Secondary boot flash */
556 #define MCDI_EVENT_AOE_FLASH_TYPE_BOOT_SECONDARY 0x1
557 #define MCDI_EVENT_AOE_ERR_CODE_FPGA_POWER_OFF_LBN 8
558 #define MCDI_EVENT_AOE_ERR_CODE_FPGA_POWER_OFF_WIDTH 8
559 #define MCDI_EVENT_AOE_ERR_CODE_FPGA_LOAD_FAILED_LBN 8
560 #define MCDI_EVENT_AOE_ERR_CODE_FPGA_LOAD_FAILED_WIDTH 8
561 #define MCDI_EVENT_RX_ERR_RXQ_LBN 0
562 #define MCDI_EVENT_RX_ERR_RXQ_WIDTH 12
563 #define MCDI_EVENT_RX_ERR_TYPE_LBN 12
564 #define MCDI_EVENT_RX_ERR_TYPE_WIDTH 4
565 #define MCDI_EVENT_RX_ERR_INFO_LBN 16
566 #define MCDI_EVENT_RX_ERR_INFO_WIDTH 16
567 #define MCDI_EVENT_RX_FLUSH_TO_DRIVER_LBN 12
568 #define MCDI_EVENT_RX_FLUSH_TO_DRIVER_WIDTH 1
569 #define MCDI_EVENT_RX_FLUSH_RXQ_LBN 0
570 #define MCDI_EVENT_RX_FLUSH_RXQ_WIDTH 12
571 #define MCDI_EVENT_MC_REBOOT_COUNT_LBN 0
572 #define MCDI_EVENT_MC_REBOOT_COUNT_WIDTH 16
573 #define MCDI_EVENT_MUM_ERR_TYPE_LBN 0
574 #define MCDI_EVENT_MUM_ERR_TYPE_WIDTH 8
575 /* enum: MUM failed to load - no valid image? */
576 #define MCDI_EVENT_MUM_NO_LOAD 0x1
577 /* enum: MUM f/w reported an exception */
578 #define MCDI_EVENT_MUM_ASSERT 0x2
579 /* enum: MUM not kicking watchdog */
580 #define MCDI_EVENT_MUM_WATCHDOG 0x3
581 #define MCDI_EVENT_MUM_ERR_DATA_LBN 8
582 #define MCDI_EVENT_MUM_ERR_DATA_WIDTH 8
583 #define MCDI_EVENT_DBRET_SEQ_LBN 0
584 #define MCDI_EVENT_DBRET_SEQ_WIDTH 8
585 #define MCDI_EVENT_SUC_ERR_TYPE_LBN 0
586 #define MCDI_EVENT_SUC_ERR_TYPE_WIDTH 8
587 /* enum: Corrupted or bad SUC application. */
588 #define MCDI_EVENT_SUC_BAD_APP 0x1
589 /* enum: SUC application reported an assert. */
590 #define MCDI_EVENT_SUC_ASSERT 0x2
591 /* enum: SUC application reported an exception. */
592 #define MCDI_EVENT_SUC_EXCEPTION 0x3
593 /* enum: SUC watchdog timer expired. */
594 #define MCDI_EVENT_SUC_WATCHDOG 0x4
595 #define MCDI_EVENT_SUC_ERR_ADDRESS_LBN 8
596 #define MCDI_EVENT_SUC_ERR_ADDRESS_WIDTH 24
597 #define MCDI_EVENT_SUC_ERR_DATA_LBN 8
598 #define MCDI_EVENT_SUC_ERR_DATA_WIDTH 24
599 #define MCDI_EVENT_DATA_LBN 0
600 #define MCDI_EVENT_DATA_WIDTH 32
601 #define MCDI_EVENT_SRC_LBN 36
602 #define MCDI_EVENT_SRC_WIDTH 8
603 #define MCDI_EVENT_EV_CODE_LBN 60
604 #define MCDI_EVENT_EV_CODE_WIDTH 4
605 #define MCDI_EVENT_CODE_LBN 44
606 #define MCDI_EVENT_CODE_WIDTH 8
607 /* enum: Event generated by host software */
608 #define MCDI_EVENT_SW_EVENT 0x0
609 /* enum: Bad assert. */
610 #define MCDI_EVENT_CODE_BADSSERT 0x1
611 /* enum: PM Notice. */
612 #define MCDI_EVENT_CODE_PMNOTICE 0x2
613 /* enum: Command done. */
614 #define MCDI_EVENT_CODE_CMDDONE 0x3
615 /* enum: Link change. */
616 #define MCDI_EVENT_CODE_LINKCHANGE 0x4
617 /* enum: Sensor Event. */
618 #define MCDI_EVENT_CODE_SENSOREVT 0x5
619 /* enum: Schedule error. */
620 #define MCDI_EVENT_CODE_SCHEDERR 0x6
621 /* enum: Reboot. */
622 #define MCDI_EVENT_CODE_REBOOT 0x7
623 /* enum: Mac stats DMA. */
624 #define MCDI_EVENT_CODE_MAC_STATS_DMA 0x8
625 /* enum: Firmware alert. */
626 #define MCDI_EVENT_CODE_FWALERT 0x9
627 /* enum: Function level reset. */
628 #define MCDI_EVENT_CODE_FLR 0xa
629 /* enum: Transmit error */
630 #define MCDI_EVENT_CODE_TX_ERR 0xb
631 /* enum: Tx flush has completed */
632 #define MCDI_EVENT_CODE_TX_FLUSH 0xc
633 /* enum: PTP packet received timestamp */
634 #define MCDI_EVENT_CODE_PTP_RX 0xd
635 /* enum: PTP NIC failure */
636 #define MCDI_EVENT_CODE_PTP_FAULT 0xe
637 /* enum: PTP PPS event */
638 #define MCDI_EVENT_CODE_PTP_PPS 0xf
639 /* enum: Rx flush has completed */
640 #define MCDI_EVENT_CODE_RX_FLUSH 0x10
641 /* enum: Receive error */
642 #define MCDI_EVENT_CODE_RX_ERR 0x11
643 /* enum: AOE fault */
644 #define MCDI_EVENT_CODE_AOE 0x12
645 /* enum: Network port calibration failed (VCAL). */
646 #define MCDI_EVENT_CODE_VCAL_FAIL 0x13
647 /* enum: HW PPS event */
648 #define MCDI_EVENT_CODE_HW_PPS 0x14
649 /* enum: The MC has rebooted (huntington and later, siena uses CODE_REBOOT and
650  * a different format)
651  */
652 #define MCDI_EVENT_CODE_MC_REBOOT 0x15
653 /* enum: the MC has detected a parity error */
654 #define MCDI_EVENT_CODE_PAR_ERR 0x16
655 /* enum: the MC has detected a correctable error */
656 #define MCDI_EVENT_CODE_ECC_CORR_ERR 0x17
657 /* enum: the MC has detected an uncorrectable error */
658 #define MCDI_EVENT_CODE_ECC_FATAL_ERR 0x18
659 /* enum: The MC has entered offline BIST mode */
660 #define MCDI_EVENT_CODE_MC_BIST 0x19
661 /* enum: PTP tick event providing current NIC time */
662 #define MCDI_EVENT_CODE_PTP_TIME 0x1a
663 /* enum: MUM fault */
664 #define MCDI_EVENT_CODE_MUM 0x1b
665 /* enum: notify the designated PF of a new authorization request */
666 #define MCDI_EVENT_CODE_PROXY_REQUEST 0x1c
667 /* enum: notify a function that awaits an authorization that its request has
668  * been processed and it may now resend the command
669  */
670 #define MCDI_EVENT_CODE_PROXY_RESPONSE 0x1d
671 /* enum: MCDI command accepted. New commands can be issued but this command is
672  * not done yet.
673  */
674 #define MCDI_EVENT_CODE_DBRET 0x1e
675 /* enum: The MC has detected a fault on the SUC */
676 #define MCDI_EVENT_CODE_SUC 0x1f
677 /* enum: Artificial event generated by host and posted via MC for test
678  * purposes.
679  */
680 #define MCDI_EVENT_CODE_TESTGEN 0xfa
681 #define MCDI_EVENT_CMDDONE_DATA_OFST 0
682 #define MCDI_EVENT_CMDDONE_DATA_LEN 4
683 #define MCDI_EVENT_CMDDONE_DATA_LBN 0
684 #define MCDI_EVENT_CMDDONE_DATA_WIDTH 32
685 #define MCDI_EVENT_LINKCHANGE_DATA_OFST 0
686 #define MCDI_EVENT_LINKCHANGE_DATA_LEN 4
687 #define MCDI_EVENT_LINKCHANGE_DATA_LBN 0
688 #define MCDI_EVENT_LINKCHANGE_DATA_WIDTH 32
689 #define MCDI_EVENT_SENSOREVT_DATA_OFST 0
690 #define MCDI_EVENT_SENSOREVT_DATA_LEN 4
691 #define MCDI_EVENT_SENSOREVT_DATA_LBN 0
692 #define MCDI_EVENT_SENSOREVT_DATA_WIDTH 32
693 #define MCDI_EVENT_MAC_STATS_DMA_GENERATION_OFST 0
694 #define MCDI_EVENT_MAC_STATS_DMA_GENERATION_LEN 4
695 #define MCDI_EVENT_MAC_STATS_DMA_GENERATION_LBN 0
696 #define MCDI_EVENT_MAC_STATS_DMA_GENERATION_WIDTH 32
697 #define MCDI_EVENT_TX_ERR_DATA_OFST 0
698 #define MCDI_EVENT_TX_ERR_DATA_LEN 4
699 #define MCDI_EVENT_TX_ERR_DATA_LBN 0
700 #define MCDI_EVENT_TX_ERR_DATA_WIDTH 32
701 /* For CODE_PTP_RX, CODE_PTP_PPS and CODE_HW_PPS events the seconds field of
702  * timestamp
703  */
704 #define MCDI_EVENT_PTP_SECONDS_OFST 0
705 #define MCDI_EVENT_PTP_SECONDS_LEN 4
706 #define MCDI_EVENT_PTP_SECONDS_LBN 0
707 #define MCDI_EVENT_PTP_SECONDS_WIDTH 32
708 /* For CODE_PTP_RX, CODE_PTP_PPS and CODE_HW_PPS events the major field of
709  * timestamp
710  */
711 #define MCDI_EVENT_PTP_MAJOR_OFST 0
712 #define MCDI_EVENT_PTP_MAJOR_LEN 4
713 #define MCDI_EVENT_PTP_MAJOR_LBN 0
714 #define MCDI_EVENT_PTP_MAJOR_WIDTH 32
715 /* For CODE_PTP_RX, CODE_PTP_PPS and CODE_HW_PPS events the nanoseconds field
716  * of timestamp
717  */
718 #define MCDI_EVENT_PTP_NANOSECONDS_OFST 0
719 #define MCDI_EVENT_PTP_NANOSECONDS_LEN 4
720 #define MCDI_EVENT_PTP_NANOSECONDS_LBN 0
721 #define MCDI_EVENT_PTP_NANOSECONDS_WIDTH 32
722 /* For CODE_PTP_RX, CODE_PTP_PPS and CODE_HW_PPS events the minor field of
723  * timestamp
724  */
725 #define MCDI_EVENT_PTP_MINOR_OFST 0
726 #define MCDI_EVENT_PTP_MINOR_LEN 4
727 #define MCDI_EVENT_PTP_MINOR_LBN 0
728 #define MCDI_EVENT_PTP_MINOR_WIDTH 32
729 /* For CODE_PTP_RX events, the lowest four bytes of sourceUUID from PTP packet
730  */
731 #define MCDI_EVENT_PTP_UUID_OFST 0
732 #define MCDI_EVENT_PTP_UUID_LEN 4
733 #define MCDI_EVENT_PTP_UUID_LBN 0
734 #define MCDI_EVENT_PTP_UUID_WIDTH 32
735 #define MCDI_EVENT_RX_ERR_DATA_OFST 0
736 #define MCDI_EVENT_RX_ERR_DATA_LEN 4
737 #define MCDI_EVENT_RX_ERR_DATA_LBN 0
738 #define MCDI_EVENT_RX_ERR_DATA_WIDTH 32
739 #define MCDI_EVENT_PAR_ERR_DATA_OFST 0
740 #define MCDI_EVENT_PAR_ERR_DATA_LEN 4
741 #define MCDI_EVENT_PAR_ERR_DATA_LBN 0
742 #define MCDI_EVENT_PAR_ERR_DATA_WIDTH 32
743 #define MCDI_EVENT_ECC_CORR_ERR_DATA_OFST 0
744 #define MCDI_EVENT_ECC_CORR_ERR_DATA_LEN 4
745 #define MCDI_EVENT_ECC_CORR_ERR_DATA_LBN 0
746 #define MCDI_EVENT_ECC_CORR_ERR_DATA_WIDTH 32
747 #define MCDI_EVENT_ECC_FATAL_ERR_DATA_OFST 0
748 #define MCDI_EVENT_ECC_FATAL_ERR_DATA_LEN 4
749 #define MCDI_EVENT_ECC_FATAL_ERR_DATA_LBN 0
750 #define MCDI_EVENT_ECC_FATAL_ERR_DATA_WIDTH 32
751 /* For CODE_PTP_TIME events, the major value of the PTP clock */
752 #define MCDI_EVENT_PTP_TIME_MAJOR_OFST 0
753 #define MCDI_EVENT_PTP_TIME_MAJOR_LEN 4
754 #define MCDI_EVENT_PTP_TIME_MAJOR_LBN 0
755 #define MCDI_EVENT_PTP_TIME_MAJOR_WIDTH 32
756 /* For CODE_PTP_TIME events, bits 19-26 of the minor value of the PTP clock */
757 #define MCDI_EVENT_PTP_TIME_MINOR_26_19_LBN 36
758 #define MCDI_EVENT_PTP_TIME_MINOR_26_19_WIDTH 8
759 /* For CODE_PTP_TIME events, most significant bits of the minor value of the
760  * PTP clock. This is a more generic equivalent of PTP_TIME_MINOR_26_19.
761  */
762 #define MCDI_EVENT_PTP_TIME_MINOR_MS_8BITS_LBN 36
763 #define MCDI_EVENT_PTP_TIME_MINOR_MS_8BITS_WIDTH 8
764 /* For CODE_PTP_TIME events where report sync status is enabled, indicates
765  * whether the NIC clock has ever been set
766  */
767 #define MCDI_EVENT_PTP_TIME_NIC_CLOCK_VALID_LBN 36
768 #define MCDI_EVENT_PTP_TIME_NIC_CLOCK_VALID_WIDTH 1
769 /* For CODE_PTP_TIME events where report sync status is enabled, indicates
770  * whether the NIC and System clocks are in sync
771  */
772 #define MCDI_EVENT_PTP_TIME_HOST_NIC_IN_SYNC_LBN 37
773 #define MCDI_EVENT_PTP_TIME_HOST_NIC_IN_SYNC_WIDTH 1
774 /* For CODE_PTP_TIME events where report sync status is enabled, bits 21-26 of
775  * the minor value of the PTP clock
776  */
777 #define MCDI_EVENT_PTP_TIME_MINOR_26_21_LBN 38
778 #define MCDI_EVENT_PTP_TIME_MINOR_26_21_WIDTH 6
779 /* For CODE_PTP_TIME events, most significant bits of the minor value of the
780  * PTP clock. This is a more generic equivalent of PTP_TIME_MINOR_26_21.
781  */
782 #define MCDI_EVENT_PTP_TIME_MINOR_MS_6BITS_LBN 38
783 #define MCDI_EVENT_PTP_TIME_MINOR_MS_6BITS_WIDTH 6
784 #define MCDI_EVENT_PROXY_REQUEST_BUFF_INDEX_OFST 0
785 #define MCDI_EVENT_PROXY_REQUEST_BUFF_INDEX_LEN 4
786 #define MCDI_EVENT_PROXY_REQUEST_BUFF_INDEX_LBN 0
787 #define MCDI_EVENT_PROXY_REQUEST_BUFF_INDEX_WIDTH 32
788 #define MCDI_EVENT_PROXY_RESPONSE_HANDLE_OFST 0
789 #define MCDI_EVENT_PROXY_RESPONSE_HANDLE_LEN 4
790 #define MCDI_EVENT_PROXY_RESPONSE_HANDLE_LBN 0
791 #define MCDI_EVENT_PROXY_RESPONSE_HANDLE_WIDTH 32
792 /* Zero means that the request has been completed or authorized, and the driver
793  * should resend it. A non-zero value means that the authorization has been
794  * denied, and gives the reason. Typically it will be EPERM.
795  */
796 #define MCDI_EVENT_PROXY_RESPONSE_RC_LBN 36
797 #define MCDI_EVENT_PROXY_RESPONSE_RC_WIDTH 8
798 #define MCDI_EVENT_DBRET_DATA_OFST 0
799 #define MCDI_EVENT_DBRET_DATA_LEN 4
800 #define MCDI_EVENT_DBRET_DATA_LBN 0
801 #define MCDI_EVENT_DBRET_DATA_WIDTH 32
802
803 /* FCDI_EVENT structuredef */
804 #define FCDI_EVENT_LEN 8
805 #define FCDI_EVENT_CONT_LBN 32
806 #define FCDI_EVENT_CONT_WIDTH 1
807 #define FCDI_EVENT_LEVEL_LBN 33
808 #define FCDI_EVENT_LEVEL_WIDTH 3
809 /* enum: Info. */
810 #define FCDI_EVENT_LEVEL_INFO 0x0
811 /* enum: Warning. */
812 #define FCDI_EVENT_LEVEL_WARN 0x1
813 /* enum: Error. */
814 #define FCDI_EVENT_LEVEL_ERR 0x2
815 /* enum: Fatal. */
816 #define FCDI_EVENT_LEVEL_FATAL 0x3
817 #define FCDI_EVENT_DATA_OFST 0
818 #define FCDI_EVENT_DATA_LEN 4
819 #define FCDI_EVENT_LINK_STATE_STATUS_LBN 0
820 #define FCDI_EVENT_LINK_STATE_STATUS_WIDTH 1
821 #define FCDI_EVENT_LINK_DOWN 0x0 /* enum */
822 #define FCDI_EVENT_LINK_UP 0x1 /* enum */
823 #define FCDI_EVENT_DATA_LBN 0
824 #define FCDI_EVENT_DATA_WIDTH 32
825 #define FCDI_EVENT_SRC_LBN 36
826 #define FCDI_EVENT_SRC_WIDTH 8
827 #define FCDI_EVENT_EV_CODE_LBN 60
828 #define FCDI_EVENT_EV_CODE_WIDTH 4
829 #define FCDI_EVENT_CODE_LBN 44
830 #define FCDI_EVENT_CODE_WIDTH 8
831 /* enum: The FC was rebooted. */
832 #define FCDI_EVENT_CODE_REBOOT 0x1
833 /* enum: Bad assert. */
834 #define FCDI_EVENT_CODE_ASSERT 0x2
835 /* enum: DDR3 test result. */
836 #define FCDI_EVENT_CODE_DDR_TEST_RESULT 0x3
837 /* enum: Link status. */
838 #define FCDI_EVENT_CODE_LINK_STATE 0x4
839 /* enum: A timed read is ready to be serviced. */
840 #define FCDI_EVENT_CODE_TIMED_READ 0x5
841 /* enum: One or more PPS IN events */
842 #define FCDI_EVENT_CODE_PPS_IN 0x6
843 /* enum: Tick event from PTP clock */
844 #define FCDI_EVENT_CODE_PTP_TICK 0x7
845 /* enum: ECC error counters */
846 #define FCDI_EVENT_CODE_DDR_ECC_STATUS 0x8
847 /* enum: Current status of PTP */
848 #define FCDI_EVENT_CODE_PTP_STATUS 0x9
849 /* enum: Port id config to map MC-FC port idx */
850 #define FCDI_EVENT_CODE_PORT_CONFIG 0xa
851 /* enum: Boot result or error code */
852 #define FCDI_EVENT_CODE_BOOT_RESULT 0xb
853 #define FCDI_EVENT_REBOOT_SRC_LBN 36
854 #define FCDI_EVENT_REBOOT_SRC_WIDTH 8
855 #define FCDI_EVENT_REBOOT_FC_FW 0x0 /* enum */
856 #define FCDI_EVENT_REBOOT_FC_BOOTLOADER 0x1 /* enum */
857 #define FCDI_EVENT_ASSERT_INSTR_ADDRESS_OFST 0
858 #define FCDI_EVENT_ASSERT_INSTR_ADDRESS_LEN 4
859 #define FCDI_EVENT_ASSERT_INSTR_ADDRESS_LBN 0
860 #define FCDI_EVENT_ASSERT_INSTR_ADDRESS_WIDTH 32
861 #define FCDI_EVENT_ASSERT_TYPE_LBN 36
862 #define FCDI_EVENT_ASSERT_TYPE_WIDTH 8
863 #define FCDI_EVENT_DDR_TEST_RESULT_STATUS_CODE_LBN 36
864 #define FCDI_EVENT_DDR_TEST_RESULT_STATUS_CODE_WIDTH 8
865 #define FCDI_EVENT_DDR_TEST_RESULT_RESULT_OFST 0
866 #define FCDI_EVENT_DDR_TEST_RESULT_RESULT_LEN 4
867 #define FCDI_EVENT_DDR_TEST_RESULT_RESULT_LBN 0
868 #define FCDI_EVENT_DDR_TEST_RESULT_RESULT_WIDTH 32
869 #define FCDI_EVENT_LINK_STATE_DATA_OFST 0
870 #define FCDI_EVENT_LINK_STATE_DATA_LEN 4
871 #define FCDI_EVENT_LINK_STATE_DATA_LBN 0
872 #define FCDI_EVENT_LINK_STATE_DATA_WIDTH 32
873 #define FCDI_EVENT_PTP_STATE_OFST 0
874 #define FCDI_EVENT_PTP_STATE_LEN 4
875 #define FCDI_EVENT_PTP_UNDEFINED 0x0 /* enum */
876 #define FCDI_EVENT_PTP_SETUP_FAILED 0x1 /* enum */
877 #define FCDI_EVENT_PTP_OPERATIONAL 0x2 /* enum */
878 #define FCDI_EVENT_PTP_STATE_LBN 0
879 #define FCDI_EVENT_PTP_STATE_WIDTH 32
880 #define FCDI_EVENT_DDR_ECC_STATUS_BANK_ID_LBN 36
881 #define FCDI_EVENT_DDR_ECC_STATUS_BANK_ID_WIDTH 8
882 #define FCDI_EVENT_DDR_ECC_STATUS_STATUS_OFST 0
883 #define FCDI_EVENT_DDR_ECC_STATUS_STATUS_LEN 4
884 #define FCDI_EVENT_DDR_ECC_STATUS_STATUS_LBN 0
885 #define FCDI_EVENT_DDR_ECC_STATUS_STATUS_WIDTH 32
886 /* Index of MC port being referred to */
887 #define FCDI_EVENT_PORT_CONFIG_SRC_LBN 36
888 #define FCDI_EVENT_PORT_CONFIG_SRC_WIDTH 8
889 /* FC Port index that matches the MC port index in SRC */
890 #define FCDI_EVENT_PORT_CONFIG_DATA_OFST 0
891 #define FCDI_EVENT_PORT_CONFIG_DATA_LEN 4
892 #define FCDI_EVENT_PORT_CONFIG_DATA_LBN 0
893 #define FCDI_EVENT_PORT_CONFIG_DATA_WIDTH 32
894 #define FCDI_EVENT_BOOT_RESULT_OFST 0
895 #define FCDI_EVENT_BOOT_RESULT_LEN 4
896 /*            Enum values, see field(s): */
897 /*               MC_CMD_AOE/MC_CMD_AOE_OUT_INFO/FC_BOOT_RESULT */
898 #define FCDI_EVENT_BOOT_RESULT_LBN 0
899 #define FCDI_EVENT_BOOT_RESULT_WIDTH 32
900
901 /* FCDI_EXTENDED_EVENT_PPS structuredef: Extended FCDI event to send PPS events
902  * to the MC. Note that this structure | is overlayed over a normal FCDI event
903  * such that bits 32-63 containing | event code, level, source etc remain the
904  * same. In this case the data | field of the header is defined to be the
905  * number of timestamps
906  */
907 #define FCDI_EXTENDED_EVENT_PPS_LENMIN 16
908 #define FCDI_EXTENDED_EVENT_PPS_LENMAX 248
909 #define FCDI_EXTENDED_EVENT_PPS_LEN(num) (8+8*(num))
910 /* Number of timestamps following */
911 #define FCDI_EXTENDED_EVENT_PPS_COUNT_OFST 0
912 #define FCDI_EXTENDED_EVENT_PPS_COUNT_LEN 4
913 #define FCDI_EXTENDED_EVENT_PPS_COUNT_LBN 0
914 #define FCDI_EXTENDED_EVENT_PPS_COUNT_WIDTH 32
915 /* Seconds field of a timestamp record */
916 #define FCDI_EXTENDED_EVENT_PPS_SECONDS_OFST 8
917 #define FCDI_EXTENDED_EVENT_PPS_SECONDS_LEN 4
918 #define FCDI_EXTENDED_EVENT_PPS_SECONDS_LBN 64
919 #define FCDI_EXTENDED_EVENT_PPS_SECONDS_WIDTH 32
920 /* Nanoseconds field of a timestamp record */
921 #define FCDI_EXTENDED_EVENT_PPS_NANOSECONDS_OFST 12
922 #define FCDI_EXTENDED_EVENT_PPS_NANOSECONDS_LEN 4
923 #define FCDI_EXTENDED_EVENT_PPS_NANOSECONDS_LBN 96
924 #define FCDI_EXTENDED_EVENT_PPS_NANOSECONDS_WIDTH 32
925 /* Timestamp records comprising the event */
926 #define FCDI_EXTENDED_EVENT_PPS_TIMESTAMPS_OFST 8
927 #define FCDI_EXTENDED_EVENT_PPS_TIMESTAMPS_LEN 8
928 #define FCDI_EXTENDED_EVENT_PPS_TIMESTAMPS_LO_OFST 8
929 #define FCDI_EXTENDED_EVENT_PPS_TIMESTAMPS_HI_OFST 12
930 #define FCDI_EXTENDED_EVENT_PPS_TIMESTAMPS_MINNUM 1
931 #define FCDI_EXTENDED_EVENT_PPS_TIMESTAMPS_MAXNUM 30
932 #define FCDI_EXTENDED_EVENT_PPS_TIMESTAMPS_LBN 64
933 #define FCDI_EXTENDED_EVENT_PPS_TIMESTAMPS_WIDTH 64
934
935 /* MUM_EVENT structuredef */
936 #define MUM_EVENT_LEN 8
937 #define MUM_EVENT_CONT_LBN 32
938 #define MUM_EVENT_CONT_WIDTH 1
939 #define MUM_EVENT_LEVEL_LBN 33
940 #define MUM_EVENT_LEVEL_WIDTH 3
941 /* enum: Info. */
942 #define MUM_EVENT_LEVEL_INFO 0x0
943 /* enum: Warning. */
944 #define MUM_EVENT_LEVEL_WARN 0x1
945 /* enum: Error. */
946 #define MUM_EVENT_LEVEL_ERR 0x2
947 /* enum: Fatal. */
948 #define MUM_EVENT_LEVEL_FATAL 0x3
949 #define MUM_EVENT_DATA_OFST 0
950 #define MUM_EVENT_DATA_LEN 4
951 #define MUM_EVENT_SENSOR_ID_LBN 0
952 #define MUM_EVENT_SENSOR_ID_WIDTH 8
953 /*             Enum values, see field(s): */
954 /*                MC_CMD_SENSOR_INFO/MC_CMD_SENSOR_INFO_OUT/MASK */
955 #define MUM_EVENT_SENSOR_STATE_LBN 8
956 #define MUM_EVENT_SENSOR_STATE_WIDTH 8
957 #define MUM_EVENT_PORT_PHY_READY_LBN 0
958 #define MUM_EVENT_PORT_PHY_READY_WIDTH 1
959 #define MUM_EVENT_PORT_PHY_LINK_UP_LBN 1
960 #define MUM_EVENT_PORT_PHY_LINK_UP_WIDTH 1
961 #define MUM_EVENT_PORT_PHY_TX_LOL_LBN 2
962 #define MUM_EVENT_PORT_PHY_TX_LOL_WIDTH 1
963 #define MUM_EVENT_PORT_PHY_RX_LOL_LBN 3
964 #define MUM_EVENT_PORT_PHY_RX_LOL_WIDTH 1
965 #define MUM_EVENT_PORT_PHY_TX_LOS_LBN 4
966 #define MUM_EVENT_PORT_PHY_TX_LOS_WIDTH 1
967 #define MUM_EVENT_PORT_PHY_RX_LOS_LBN 5
968 #define MUM_EVENT_PORT_PHY_RX_LOS_WIDTH 1
969 #define MUM_EVENT_PORT_PHY_TX_FAULT_LBN 6
970 #define MUM_EVENT_PORT_PHY_TX_FAULT_WIDTH 1
971 #define MUM_EVENT_DATA_LBN 0
972 #define MUM_EVENT_DATA_WIDTH 32
973 #define MUM_EVENT_SRC_LBN 36
974 #define MUM_EVENT_SRC_WIDTH 8
975 #define MUM_EVENT_EV_CODE_LBN 60
976 #define MUM_EVENT_EV_CODE_WIDTH 4
977 #define MUM_EVENT_CODE_LBN 44
978 #define MUM_EVENT_CODE_WIDTH 8
979 /* enum: The MUM was rebooted. */
980 #define MUM_EVENT_CODE_REBOOT 0x1
981 /* enum: Bad assert. */
982 #define MUM_EVENT_CODE_ASSERT 0x2
983 /* enum: Sensor failure. */
984 #define MUM_EVENT_CODE_SENSOR 0x3
985 /* enum: Link fault has been asserted, or has cleared. */
986 #define MUM_EVENT_CODE_QSFP_LASI_INTERRUPT 0x4
987 #define MUM_EVENT_SENSOR_DATA_OFST 0
988 #define MUM_EVENT_SENSOR_DATA_LEN 4
989 #define MUM_EVENT_SENSOR_DATA_LBN 0
990 #define MUM_EVENT_SENSOR_DATA_WIDTH 32
991 #define MUM_EVENT_PORT_PHY_FLAGS_OFST 0
992 #define MUM_EVENT_PORT_PHY_FLAGS_LEN 4
993 #define MUM_EVENT_PORT_PHY_FLAGS_LBN 0
994 #define MUM_EVENT_PORT_PHY_FLAGS_WIDTH 32
995 #define MUM_EVENT_PORT_PHY_COPPER_LEN_OFST 0
996 #define MUM_EVENT_PORT_PHY_COPPER_LEN_LEN 4
997 #define MUM_EVENT_PORT_PHY_COPPER_LEN_LBN 0
998 #define MUM_EVENT_PORT_PHY_COPPER_LEN_WIDTH 32
999 #define MUM_EVENT_PORT_PHY_CAPS_OFST 0
1000 #define MUM_EVENT_PORT_PHY_CAPS_LEN 4
1001 #define MUM_EVENT_PORT_PHY_CAPS_LBN 0
1002 #define MUM_EVENT_PORT_PHY_CAPS_WIDTH 32
1003 #define MUM_EVENT_PORT_PHY_TECH_OFST 0
1004 #define MUM_EVENT_PORT_PHY_TECH_LEN 4
1005 #define MUM_EVENT_PORT_PHY_STATE_QSFP_MODULE_TECH_UNKNOWN 0x0 /* enum */
1006 #define MUM_EVENT_PORT_PHY_STATE_QSFP_MODULE_TECH_OPTICAL 0x1 /* enum */
1007 #define MUM_EVENT_PORT_PHY_STATE_QSFP_MODULE_TECH_COPPER_PASSIVE 0x2 /* enum */
1008 #define MUM_EVENT_PORT_PHY_STATE_QSFP_MODULE_TECH_COPPER_PASSIVE_EQUALIZED 0x3 /* enum */
1009 #define MUM_EVENT_PORT_PHY_STATE_QSFP_MODULE_TECH_COPPER_ACTIVE_LIMITING 0x4 /* enum */
1010 #define MUM_EVENT_PORT_PHY_STATE_QSFP_MODULE_TECH_COPPER_ACTIVE_LINEAR 0x5 /* enum */
1011 #define MUM_EVENT_PORT_PHY_STATE_QSFP_MODULE_TECH_BASE_T 0x6 /* enum */
1012 #define MUM_EVENT_PORT_PHY_STATE_QSFP_MODULE_TECH_LOOPBACK_PASSIVE 0x7 /* enum */
1013 #define MUM_EVENT_PORT_PHY_TECH_LBN 0
1014 #define MUM_EVENT_PORT_PHY_TECH_WIDTH 32
1015 #define MUM_EVENT_PORT_PHY_SRC_DATA_ID_LBN 36
1016 #define MUM_EVENT_PORT_PHY_SRC_DATA_ID_WIDTH 4
1017 #define MUM_EVENT_PORT_PHY_SRC_DATA_ID_FLAGS 0x0 /* enum */
1018 #define MUM_EVENT_PORT_PHY_SRC_DATA_ID_COPPER_LEN 0x1 /* enum */
1019 #define MUM_EVENT_PORT_PHY_SRC_DATA_ID_CAPS 0x2 /* enum */
1020 #define MUM_EVENT_PORT_PHY_SRC_DATA_ID_TECH 0x3 /* enum */
1021 #define MUM_EVENT_PORT_PHY_SRC_DATA_ID_MAX 0x4 /* enum */
1022 #define MUM_EVENT_PORT_PHY_SRC_PORT_NO_LBN 40
1023 #define MUM_EVENT_PORT_PHY_SRC_PORT_NO_WIDTH 4
1024
1025
1026 /***********************************/
1027 /* MC_CMD_READ32
1028  * Read multiple 32byte words from MC memory. Note - this command really
1029  * belongs to INSECURE category but is required by shmboot. The command handler
1030  * has additional checks to reject insecure calls.
1031  */
1032 #define MC_CMD_READ32 0x1
1033 #undef  MC_CMD_0x1_PRIVILEGE_CTG
1034
1035 #define MC_CMD_0x1_PRIVILEGE_CTG SRIOV_CTG_ADMIN
1036
1037 /* MC_CMD_READ32_IN msgrequest */
1038 #define MC_CMD_READ32_IN_LEN 8
1039 #define MC_CMD_READ32_IN_ADDR_OFST 0
1040 #define MC_CMD_READ32_IN_ADDR_LEN 4
1041 #define MC_CMD_READ32_IN_NUMWORDS_OFST 4
1042 #define MC_CMD_READ32_IN_NUMWORDS_LEN 4
1043
1044 /* MC_CMD_READ32_OUT msgresponse */
1045 #define MC_CMD_READ32_OUT_LENMIN 4
1046 #define MC_CMD_READ32_OUT_LENMAX 252
1047 #define MC_CMD_READ32_OUT_LEN(num) (0+4*(num))
1048 #define MC_CMD_READ32_OUT_BUFFER_OFST 0
1049 #define MC_CMD_READ32_OUT_BUFFER_LEN 4
1050 #define MC_CMD_READ32_OUT_BUFFER_MINNUM 1
1051 #define MC_CMD_READ32_OUT_BUFFER_MAXNUM 63
1052
1053
1054 /***********************************/
1055 /* MC_CMD_WRITE32
1056  * Write multiple 32byte words to MC memory.
1057  */
1058 #define MC_CMD_WRITE32 0x2
1059 #undef  MC_CMD_0x2_PRIVILEGE_CTG
1060
1061 #define MC_CMD_0x2_PRIVILEGE_CTG SRIOV_CTG_INSECURE
1062
1063 /* MC_CMD_WRITE32_IN msgrequest */
1064 #define MC_CMD_WRITE32_IN_LENMIN 8
1065 #define MC_CMD_WRITE32_IN_LENMAX 252
1066 #define MC_CMD_WRITE32_IN_LEN(num) (4+4*(num))
1067 #define MC_CMD_WRITE32_IN_ADDR_OFST 0
1068 #define MC_CMD_WRITE32_IN_ADDR_LEN 4
1069 #define MC_CMD_WRITE32_IN_BUFFER_OFST 4
1070 #define MC_CMD_WRITE32_IN_BUFFER_LEN 4
1071 #define MC_CMD_WRITE32_IN_BUFFER_MINNUM 1
1072 #define MC_CMD_WRITE32_IN_BUFFER_MAXNUM 62
1073
1074 /* MC_CMD_WRITE32_OUT msgresponse */
1075 #define MC_CMD_WRITE32_OUT_LEN 0
1076
1077
1078 /***********************************/
1079 /* MC_CMD_COPYCODE
1080  * Copy MC code between two locations and jump. Note - this command really
1081  * belongs to INSECURE category but is required by shmboot. The command handler
1082  * has additional checks to reject insecure calls.
1083  */
1084 #define MC_CMD_COPYCODE 0x3
1085 #undef  MC_CMD_0x3_PRIVILEGE_CTG
1086
1087 #define MC_CMD_0x3_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
1088
1089 /* MC_CMD_COPYCODE_IN msgrequest */
1090 #define MC_CMD_COPYCODE_IN_LEN 16
1091 /* Source address
1092  *
1093  * The main image should be entered via a copy of a single word from and to a
1094  * magic address, which controls various aspects of the boot. The magic address
1095  * is a bitfield, with each bit as documented below.
1096  */
1097 #define MC_CMD_COPYCODE_IN_SRC_ADDR_OFST 0
1098 #define MC_CMD_COPYCODE_IN_SRC_ADDR_LEN 4
1099 /* enum: Deprecated; equivalent to setting BOOT_MAGIC_PRESENT (see below) */
1100 #define MC_CMD_COPYCODE_HUNT_NO_MAGIC_ADDR 0x10000
1101 /* enum: Deprecated; equivalent to setting BOOT_MAGIC_PRESENT and
1102  * BOOT_MAGIC_SATELLITE_CPUS_NOT_LOADED (see below)
1103  */
1104 #define MC_CMD_COPYCODE_HUNT_NO_DATAPATH_MAGIC_ADDR 0x1d0d0
1105 /* enum: Deprecated; equivalent to setting BOOT_MAGIC_PRESENT,
1106  * BOOT_MAGIC_SATELLITE_CPUS_NOT_LOADED and BOOT_MAGIC_IGNORE_CONFIG (see
1107  * below)
1108  */
1109 #define MC_CMD_COPYCODE_HUNT_IGNORE_CONFIG_MAGIC_ADDR 0x1badc
1110 #define MC_CMD_COPYCODE_IN_BOOT_MAGIC_PRESENT_LBN 17
1111 #define MC_CMD_COPYCODE_IN_BOOT_MAGIC_PRESENT_WIDTH 1
1112 #define MC_CMD_COPYCODE_IN_BOOT_MAGIC_SATELLITE_CPUS_NOT_LOADED_LBN 2
1113 #define MC_CMD_COPYCODE_IN_BOOT_MAGIC_SATELLITE_CPUS_NOT_LOADED_WIDTH 1
1114 #define MC_CMD_COPYCODE_IN_BOOT_MAGIC_IGNORE_CONFIG_LBN 3
1115 #define MC_CMD_COPYCODE_IN_BOOT_MAGIC_IGNORE_CONFIG_WIDTH 1
1116 #define MC_CMD_COPYCODE_IN_BOOT_MAGIC_SKIP_BOOT_ICORE_SYNC_LBN 4
1117 #define MC_CMD_COPYCODE_IN_BOOT_MAGIC_SKIP_BOOT_ICORE_SYNC_WIDTH 1
1118 #define MC_CMD_COPYCODE_IN_BOOT_MAGIC_FORCE_STANDALONE_LBN 5
1119 #define MC_CMD_COPYCODE_IN_BOOT_MAGIC_FORCE_STANDALONE_WIDTH 1
1120 #define MC_CMD_COPYCODE_IN_BOOT_MAGIC_DISABLE_XIP_LBN 6
1121 #define MC_CMD_COPYCODE_IN_BOOT_MAGIC_DISABLE_XIP_WIDTH 1
1122 /* Destination address */
1123 #define MC_CMD_COPYCODE_IN_DEST_ADDR_OFST 4
1124 #define MC_CMD_COPYCODE_IN_DEST_ADDR_LEN 4
1125 #define MC_CMD_COPYCODE_IN_NUMWORDS_OFST 8
1126 #define MC_CMD_COPYCODE_IN_NUMWORDS_LEN 4
1127 /* Address of where to jump after copy. */
1128 #define MC_CMD_COPYCODE_IN_JUMP_OFST 12
1129 #define MC_CMD_COPYCODE_IN_JUMP_LEN 4
1130 /* enum: Control should return to the caller rather than jumping */
1131 #define MC_CMD_COPYCODE_JUMP_NONE 0x1
1132
1133 /* MC_CMD_COPYCODE_OUT msgresponse */
1134 #define MC_CMD_COPYCODE_OUT_LEN 0
1135
1136
1137 /***********************************/
1138 /* MC_CMD_SET_FUNC
1139  * Select function for function-specific commands.
1140  */
1141 #define MC_CMD_SET_FUNC 0x4
1142 #undef  MC_CMD_0x4_PRIVILEGE_CTG
1143
1144 #define MC_CMD_0x4_PRIVILEGE_CTG SRIOV_CTG_INSECURE
1145
1146 /* MC_CMD_SET_FUNC_IN msgrequest */
1147 #define MC_CMD_SET_FUNC_IN_LEN 4
1148 /* Set function */
1149 #define MC_CMD_SET_FUNC_IN_FUNC_OFST 0
1150 #define MC_CMD_SET_FUNC_IN_FUNC_LEN 4
1151
1152 /* MC_CMD_SET_FUNC_OUT msgresponse */
1153 #define MC_CMD_SET_FUNC_OUT_LEN 0
1154
1155
1156 /***********************************/
1157 /* MC_CMD_GET_BOOT_STATUS
1158  * Get the instruction address from which the MC booted.
1159  */
1160 #define MC_CMD_GET_BOOT_STATUS 0x5
1161 #undef  MC_CMD_0x5_PRIVILEGE_CTG
1162
1163 #define MC_CMD_0x5_PRIVILEGE_CTG SRIOV_CTG_GENERAL
1164
1165 /* MC_CMD_GET_BOOT_STATUS_IN msgrequest */
1166 #define MC_CMD_GET_BOOT_STATUS_IN_LEN 0
1167
1168 /* MC_CMD_GET_BOOT_STATUS_OUT msgresponse */
1169 #define MC_CMD_GET_BOOT_STATUS_OUT_LEN 8
1170 /* ?? */
1171 #define MC_CMD_GET_BOOT_STATUS_OUT_BOOT_OFFSET_OFST 0
1172 #define MC_CMD_GET_BOOT_STATUS_OUT_BOOT_OFFSET_LEN 4
1173 /* enum: indicates that the MC wasn't flash booted */
1174 #define MC_CMD_GET_BOOT_STATUS_OUT_BOOT_OFFSET_NULL 0xdeadbeef
1175 #define MC_CMD_GET_BOOT_STATUS_OUT_FLAGS_OFST 4
1176 #define MC_CMD_GET_BOOT_STATUS_OUT_FLAGS_LEN 4
1177 #define MC_CMD_GET_BOOT_STATUS_OUT_FLAGS_WATCHDOG_LBN 0
1178 #define MC_CMD_GET_BOOT_STATUS_OUT_FLAGS_WATCHDOG_WIDTH 1
1179 #define MC_CMD_GET_BOOT_STATUS_OUT_FLAGS_PRIMARY_LBN 1
1180 #define MC_CMD_GET_BOOT_STATUS_OUT_FLAGS_PRIMARY_WIDTH 1
1181 #define MC_CMD_GET_BOOT_STATUS_OUT_FLAGS_BACKUP_LBN 2
1182 #define MC_CMD_GET_BOOT_STATUS_OUT_FLAGS_BACKUP_WIDTH 1
1183
1184
1185 /***********************************/
1186 /* MC_CMD_GET_ASSERTS
1187  * Get (and optionally clear) the current assertion status. Only
1188  * OUT.GLOBAL_FLAGS is guaranteed to exist in the completion payload. The other
1189  * fields will only be present if OUT.GLOBAL_FLAGS != NO_FAILS
1190  */
1191 #define MC_CMD_GET_ASSERTS 0x6
1192 #undef  MC_CMD_0x6_PRIVILEGE_CTG
1193
1194 #define MC_CMD_0x6_PRIVILEGE_CTG SRIOV_CTG_ADMIN
1195
1196 /* MC_CMD_GET_ASSERTS_IN msgrequest */
1197 #define MC_CMD_GET_ASSERTS_IN_LEN 4
1198 /* Set to clear assertion */
1199 #define MC_CMD_GET_ASSERTS_IN_CLEAR_OFST 0
1200 #define MC_CMD_GET_ASSERTS_IN_CLEAR_LEN 4
1201
1202 /* MC_CMD_GET_ASSERTS_OUT msgresponse */
1203 #define MC_CMD_GET_ASSERTS_OUT_LEN 140
1204 /* Assertion status flag. */
1205 #define MC_CMD_GET_ASSERTS_OUT_GLOBAL_FLAGS_OFST 0
1206 #define MC_CMD_GET_ASSERTS_OUT_GLOBAL_FLAGS_LEN 4
1207 /* enum: No assertions have failed. */
1208 #define MC_CMD_GET_ASSERTS_FLAGS_NO_FAILS 0x1
1209 /* enum: A system-level assertion has failed. */
1210 #define MC_CMD_GET_ASSERTS_FLAGS_SYS_FAIL 0x2
1211 /* enum: A thread-level assertion has failed. */
1212 #define MC_CMD_GET_ASSERTS_FLAGS_THR_FAIL 0x3
1213 /* enum: The system was reset by the watchdog. */
1214 #define MC_CMD_GET_ASSERTS_FLAGS_WDOG_FIRED 0x4
1215 /* enum: An illegal address trap stopped the system (huntington and later) */
1216 #define MC_CMD_GET_ASSERTS_FLAGS_ADDR_TRAP 0x5
1217 /* Failing PC value */
1218 #define MC_CMD_GET_ASSERTS_OUT_SAVED_PC_OFFS_OFST 4
1219 #define MC_CMD_GET_ASSERTS_OUT_SAVED_PC_OFFS_LEN 4
1220 /* Saved GP regs */
1221 #define MC_CMD_GET_ASSERTS_OUT_GP_REGS_OFFS_OFST 8
1222 #define MC_CMD_GET_ASSERTS_OUT_GP_REGS_OFFS_LEN 4
1223 #define MC_CMD_GET_ASSERTS_OUT_GP_REGS_OFFS_NUM 31
1224 /* enum: A magic value hinting that the value in this register at the time of
1225  * the failure has likely been lost.
1226  */
1227 #define MC_CMD_GET_ASSERTS_REG_NO_DATA 0xda7a1057
1228 /* Failing thread address */
1229 #define MC_CMD_GET_ASSERTS_OUT_THREAD_OFFS_OFST 132
1230 #define MC_CMD_GET_ASSERTS_OUT_THREAD_OFFS_LEN 4
1231 #define MC_CMD_GET_ASSERTS_OUT_RESERVED_OFST 136
1232 #define MC_CMD_GET_ASSERTS_OUT_RESERVED_LEN 4
1233
1234
1235 /***********************************/
1236 /* MC_CMD_LOG_CTRL
1237  * Configure the output stream for log events such as link state changes,
1238  * sensor notifications and MCDI completions
1239  */
1240 #define MC_CMD_LOG_CTRL 0x7
1241 #undef  MC_CMD_0x7_PRIVILEGE_CTG
1242
1243 #define MC_CMD_0x7_PRIVILEGE_CTG SRIOV_CTG_GENERAL
1244
1245 /* MC_CMD_LOG_CTRL_IN msgrequest */
1246 #define MC_CMD_LOG_CTRL_IN_LEN 8
1247 /* Log destination */
1248 #define MC_CMD_LOG_CTRL_IN_LOG_DEST_OFST 0
1249 #define MC_CMD_LOG_CTRL_IN_LOG_DEST_LEN 4
1250 /* enum: UART. */
1251 #define MC_CMD_LOG_CTRL_IN_LOG_DEST_UART 0x1
1252 /* enum: Event queue. */
1253 #define MC_CMD_LOG_CTRL_IN_LOG_DEST_EVQ 0x2
1254 /* Legacy argument. Must be zero. */
1255 #define MC_CMD_LOG_CTRL_IN_LOG_DEST_EVQ_OFST 4
1256 #define MC_CMD_LOG_CTRL_IN_LOG_DEST_EVQ_LEN 4
1257
1258 /* MC_CMD_LOG_CTRL_OUT msgresponse */
1259 #define MC_CMD_LOG_CTRL_OUT_LEN 0
1260
1261
1262 /***********************************/
1263 /* MC_CMD_GET_VERSION
1264  * Get version information about the MC firmware.
1265  */
1266 #define MC_CMD_GET_VERSION 0x8
1267 #undef  MC_CMD_0x8_PRIVILEGE_CTG
1268
1269 #define MC_CMD_0x8_PRIVILEGE_CTG SRIOV_CTG_GENERAL
1270
1271 /* MC_CMD_GET_VERSION_IN msgrequest */
1272 #define MC_CMD_GET_VERSION_IN_LEN 0
1273
1274 /* MC_CMD_GET_VERSION_EXT_IN msgrequest: Asks for the extended version */
1275 #define MC_CMD_GET_VERSION_EXT_IN_LEN 4
1276 /* placeholder, set to 0 */
1277 #define MC_CMD_GET_VERSION_EXT_IN_EXT_FLAGS_OFST 0
1278 #define MC_CMD_GET_VERSION_EXT_IN_EXT_FLAGS_LEN 4
1279
1280 /* MC_CMD_GET_VERSION_V0_OUT msgresponse: deprecated version format */
1281 #define MC_CMD_GET_VERSION_V0_OUT_LEN 4
1282 #define MC_CMD_GET_VERSION_OUT_FIRMWARE_OFST 0
1283 #define MC_CMD_GET_VERSION_OUT_FIRMWARE_LEN 4
1284 /* enum: Reserved version number to indicate "any" version. */
1285 #define MC_CMD_GET_VERSION_OUT_FIRMWARE_ANY 0xffffffff
1286 /* enum: Bootrom version value for Siena. */
1287 #define MC_CMD_GET_VERSION_OUT_FIRMWARE_SIENA_BOOTROM 0xb0070000
1288 /* enum: Bootrom version value for Huntington. */
1289 #define MC_CMD_GET_VERSION_OUT_FIRMWARE_HUNT_BOOTROM 0xb0070001
1290 /* enum: Bootrom version value for Medford2. */
1291 #define MC_CMD_GET_VERSION_OUT_FIRMWARE_MEDFORD2_BOOTROM 0xb0070002
1292
1293 /* MC_CMD_GET_VERSION_OUT msgresponse */
1294 #define MC_CMD_GET_VERSION_OUT_LEN 32
1295 /*            MC_CMD_GET_VERSION_OUT_FIRMWARE_OFST 0 */
1296 /*            MC_CMD_GET_VERSION_OUT_FIRMWARE_LEN 4 */
1297 /*            Enum values, see field(s): */
1298 /*               MC_CMD_GET_VERSION_V0_OUT/MC_CMD_GET_VERSION_OUT_FIRMWARE */
1299 #define MC_CMD_GET_VERSION_OUT_PCOL_OFST 4
1300 #define MC_CMD_GET_VERSION_OUT_PCOL_LEN 4
1301 /* 128bit mask of functions supported by the current firmware */
1302 #define MC_CMD_GET_VERSION_OUT_SUPPORTED_FUNCS_OFST 8
1303 #define MC_CMD_GET_VERSION_OUT_SUPPORTED_FUNCS_LEN 16
1304 #define MC_CMD_GET_VERSION_OUT_VERSION_OFST 24
1305 #define MC_CMD_GET_VERSION_OUT_VERSION_LEN 8
1306 #define MC_CMD_GET_VERSION_OUT_VERSION_LO_OFST 24
1307 #define MC_CMD_GET_VERSION_OUT_VERSION_HI_OFST 28
1308
1309 /* MC_CMD_GET_VERSION_EXT_OUT msgresponse */
1310 #define MC_CMD_GET_VERSION_EXT_OUT_LEN 48
1311 /*            MC_CMD_GET_VERSION_OUT_FIRMWARE_OFST 0 */
1312 /*            MC_CMD_GET_VERSION_OUT_FIRMWARE_LEN 4 */
1313 /*            Enum values, see field(s): */
1314 /*               MC_CMD_GET_VERSION_V0_OUT/MC_CMD_GET_VERSION_OUT_FIRMWARE */
1315 #define MC_CMD_GET_VERSION_EXT_OUT_PCOL_OFST 4
1316 #define MC_CMD_GET_VERSION_EXT_OUT_PCOL_LEN 4
1317 /* 128bit mask of functions supported by the current firmware */
1318 #define MC_CMD_GET_VERSION_EXT_OUT_SUPPORTED_FUNCS_OFST 8
1319 #define MC_CMD_GET_VERSION_EXT_OUT_SUPPORTED_FUNCS_LEN 16
1320 #define MC_CMD_GET_VERSION_EXT_OUT_VERSION_OFST 24
1321 #define MC_CMD_GET_VERSION_EXT_OUT_VERSION_LEN 8
1322 #define MC_CMD_GET_VERSION_EXT_OUT_VERSION_LO_OFST 24
1323 #define MC_CMD_GET_VERSION_EXT_OUT_VERSION_HI_OFST 28
1324 /* extra info */
1325 #define MC_CMD_GET_VERSION_EXT_OUT_EXTRA_OFST 32
1326 #define MC_CMD_GET_VERSION_EXT_OUT_EXTRA_LEN 16
1327
1328
1329 /***********************************/
1330 /* MC_CMD_PTP
1331  * Perform PTP operation
1332  */
1333 #define MC_CMD_PTP 0xb
1334 #undef  MC_CMD_0xb_PRIVILEGE_CTG
1335
1336 #define MC_CMD_0xb_PRIVILEGE_CTG SRIOV_CTG_GENERAL
1337
1338 /* MC_CMD_PTP_IN msgrequest */
1339 #define MC_CMD_PTP_IN_LEN 1
1340 /* PTP operation code */
1341 #define MC_CMD_PTP_IN_OP_OFST 0
1342 #define MC_CMD_PTP_IN_OP_LEN 1
1343 /* enum: Enable PTP packet timestamping operation. */
1344 #define MC_CMD_PTP_OP_ENABLE 0x1
1345 /* enum: Disable PTP packet timestamping operation. */
1346 #define MC_CMD_PTP_OP_DISABLE 0x2
1347 /* enum: Send a PTP packet. This operation is used on Siena and Huntington.
1348  * From Medford onwards it is not supported: on those platforms PTP transmit
1349  * timestamping is done using the fast path.
1350  */
1351 #define MC_CMD_PTP_OP_TRANSMIT 0x3
1352 /* enum: Read the current NIC time. */
1353 #define MC_CMD_PTP_OP_READ_NIC_TIME 0x4
1354 /* enum: Get the current PTP status. Note that the clock frequency returned (in
1355  * Hz) is rounded to the nearest MHz (e.g. 666000000 for 666666666).
1356  */
1357 #define MC_CMD_PTP_OP_STATUS 0x5
1358 /* enum: Adjust the PTP NIC's time. */
1359 #define MC_CMD_PTP_OP_ADJUST 0x6
1360 /* enum: Synchronize host and NIC time. */
1361 #define MC_CMD_PTP_OP_SYNCHRONIZE 0x7
1362 /* enum: Basic manufacturing tests. Siena PTP adapters only. */
1363 #define MC_CMD_PTP_OP_MANFTEST_BASIC 0x8
1364 /* enum: Packet based manufacturing tests. Siena PTP adapters only. */
1365 #define MC_CMD_PTP_OP_MANFTEST_PACKET 0x9
1366 /* enum: Reset some of the PTP related statistics */
1367 #define MC_CMD_PTP_OP_RESET_STATS 0xa
1368 /* enum: Debug operations to MC. */
1369 #define MC_CMD_PTP_OP_DEBUG 0xb
1370 /* enum: Read an FPGA register. Siena PTP adapters only. */
1371 #define MC_CMD_PTP_OP_FPGAREAD 0xc
1372 /* enum: Write an FPGA register. Siena PTP adapters only. */
1373 #define MC_CMD_PTP_OP_FPGAWRITE 0xd
1374 /* enum: Apply an offset to the NIC clock */
1375 #define MC_CMD_PTP_OP_CLOCK_OFFSET_ADJUST 0xe
1376 /* enum: Change the frequency correction applied to the NIC clock */
1377 #define MC_CMD_PTP_OP_CLOCK_FREQ_ADJUST 0xf
1378 /* enum: Set the MC packet filter VLAN tags for received PTP packets.
1379  * Deprecated for Huntington onwards.
1380  */
1381 #define MC_CMD_PTP_OP_RX_SET_VLAN_FILTER 0x10
1382 /* enum: Set the MC packet filter UUID for received PTP packets. Deprecated for
1383  * Huntington onwards.
1384  */
1385 #define MC_CMD_PTP_OP_RX_SET_UUID_FILTER 0x11
1386 /* enum: Set the MC packet filter Domain for received PTP packets. Deprecated
1387  * for Huntington onwards.
1388  */
1389 #define MC_CMD_PTP_OP_RX_SET_DOMAIN_FILTER 0x12
1390 /* enum: Set the clock source. Required for snapper tests on Huntington and
1391  * Medford. Not implemented for Siena or Medford2.
1392  */
1393 #define MC_CMD_PTP_OP_SET_CLK_SRC 0x13
1394 /* enum: Reset value of Timer Reg. Not implemented. */
1395 #define MC_CMD_PTP_OP_RST_CLK 0x14
1396 /* enum: Enable the forwarding of PPS events to the host */
1397 #define MC_CMD_PTP_OP_PPS_ENABLE 0x15
1398 /* enum: Get the time format used by this NIC for PTP operations */
1399 #define MC_CMD_PTP_OP_GET_TIME_FORMAT 0x16
1400 /* enum: Get the clock attributes. NOTE- extended version of
1401  * MC_CMD_PTP_OP_GET_TIME_FORMAT
1402  */
1403 #define MC_CMD_PTP_OP_GET_ATTRIBUTES 0x16
1404 /* enum: Get corrections that should be applied to the various different
1405  * timestamps
1406  */
1407 #define MC_CMD_PTP_OP_GET_TIMESTAMP_CORRECTIONS 0x17
1408 /* enum: Subscribe to receive periodic time events indicating the current NIC
1409  * time
1410  */
1411 #define MC_CMD_PTP_OP_TIME_EVENT_SUBSCRIBE 0x18
1412 /* enum: Unsubscribe to stop receiving time events */
1413 #define MC_CMD_PTP_OP_TIME_EVENT_UNSUBSCRIBE 0x19
1414 /* enum: PPS based manfacturing tests. Requires PPS output to be looped to PPS
1415  * input on the same NIC. Siena PTP adapters only.
1416  */
1417 #define MC_CMD_PTP_OP_MANFTEST_PPS 0x1a
1418 /* enum: Set the PTP sync status. Status is used by firmware to report to event
1419  * subscribers.
1420  */
1421 #define MC_CMD_PTP_OP_SET_SYNC_STATUS 0x1b
1422 /* enum: Above this for future use. */
1423 #define MC_CMD_PTP_OP_MAX 0x1c
1424
1425 /* MC_CMD_PTP_IN_ENABLE msgrequest */
1426 #define MC_CMD_PTP_IN_ENABLE_LEN 16
1427 #define MC_CMD_PTP_IN_CMD_OFST 0
1428 #define MC_CMD_PTP_IN_CMD_LEN 4
1429 #define MC_CMD_PTP_IN_PERIPH_ID_OFST 4
1430 #define MC_CMD_PTP_IN_PERIPH_ID_LEN 4
1431 /* Not used. Events are always sent to function relative queue 0. */
1432 #define MC_CMD_PTP_IN_ENABLE_QUEUE_OFST 8
1433 #define MC_CMD_PTP_IN_ENABLE_QUEUE_LEN 4
1434 /* PTP timestamping mode. Not used from Huntington onwards. */
1435 #define MC_CMD_PTP_IN_ENABLE_MODE_OFST 12
1436 #define MC_CMD_PTP_IN_ENABLE_MODE_LEN 4
1437 /* enum: PTP, version 1 */
1438 #define MC_CMD_PTP_MODE_V1 0x0
1439 /* enum: PTP, version 1, with VLAN headers - deprecated */
1440 #define MC_CMD_PTP_MODE_V1_VLAN 0x1
1441 /* enum: PTP, version 2 */
1442 #define MC_CMD_PTP_MODE_V2 0x2
1443 /* enum: PTP, version 2, with VLAN headers - deprecated */
1444 #define MC_CMD_PTP_MODE_V2_VLAN 0x3
1445 /* enum: PTP, version 2, with improved UUID filtering */
1446 #define MC_CMD_PTP_MODE_V2_ENHANCED 0x4
1447 /* enum: FCoE (seconds and microseconds) */
1448 #define MC_CMD_PTP_MODE_FCOE 0x5
1449
1450 /* MC_CMD_PTP_IN_DISABLE msgrequest */
1451 #define MC_CMD_PTP_IN_DISABLE_LEN 8
1452 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1453 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1454 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1455 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1456
1457 /* MC_CMD_PTP_IN_TRANSMIT msgrequest */
1458 #define MC_CMD_PTP_IN_TRANSMIT_LENMIN 13
1459 #define MC_CMD_PTP_IN_TRANSMIT_LENMAX 252
1460 #define MC_CMD_PTP_IN_TRANSMIT_LEN(num) (12+1*(num))
1461 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1462 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1463 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1464 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1465 /* Transmit packet length */
1466 #define MC_CMD_PTP_IN_TRANSMIT_LENGTH_OFST 8
1467 #define MC_CMD_PTP_IN_TRANSMIT_LENGTH_LEN 4
1468 /* Transmit packet data */
1469 #define MC_CMD_PTP_IN_TRANSMIT_PACKET_OFST 12
1470 #define MC_CMD_PTP_IN_TRANSMIT_PACKET_LEN 1
1471 #define MC_CMD_PTP_IN_TRANSMIT_PACKET_MINNUM 1
1472 #define MC_CMD_PTP_IN_TRANSMIT_PACKET_MAXNUM 240
1473
1474 /* MC_CMD_PTP_IN_READ_NIC_TIME msgrequest */
1475 #define MC_CMD_PTP_IN_READ_NIC_TIME_LEN 8
1476 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1477 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1478 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1479 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1480
1481 /* MC_CMD_PTP_IN_READ_NIC_TIME_V2 msgrequest */
1482 #define MC_CMD_PTP_IN_READ_NIC_TIME_V2_LEN 8
1483 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1484 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1485 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1486 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1487
1488 /* MC_CMD_PTP_IN_STATUS msgrequest */
1489 #define MC_CMD_PTP_IN_STATUS_LEN 8
1490 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1491 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1492 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1493 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1494
1495 /* MC_CMD_PTP_IN_ADJUST msgrequest */
1496 #define MC_CMD_PTP_IN_ADJUST_LEN 24
1497 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1498 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1499 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1500 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1501 /* Frequency adjustment 40 bit fixed point ns */
1502 #define MC_CMD_PTP_IN_ADJUST_FREQ_OFST 8
1503 #define MC_CMD_PTP_IN_ADJUST_FREQ_LEN 8
1504 #define MC_CMD_PTP_IN_ADJUST_FREQ_LO_OFST 8
1505 #define MC_CMD_PTP_IN_ADJUST_FREQ_HI_OFST 12
1506 /* enum: Number of fractional bits in frequency adjustment */
1507 #define MC_CMD_PTP_IN_ADJUST_BITS 0x28
1508 /* enum: Number of fractional bits in frequency adjustment when FP44_FREQ_ADJ
1509  * is indicated in the MC_CMD_PTP_OUT_GET_ATTRIBUTES command CAPABILITIES
1510  * field.
1511  */
1512 #define MC_CMD_PTP_IN_ADJUST_BITS_FP44 0x2c
1513 /* Time adjustment in seconds */
1514 #define MC_CMD_PTP_IN_ADJUST_SECONDS_OFST 16
1515 #define MC_CMD_PTP_IN_ADJUST_SECONDS_LEN 4
1516 /* Time adjustment major value */
1517 #define MC_CMD_PTP_IN_ADJUST_MAJOR_OFST 16
1518 #define MC_CMD_PTP_IN_ADJUST_MAJOR_LEN 4
1519 /* Time adjustment in nanoseconds */
1520 #define MC_CMD_PTP_IN_ADJUST_NANOSECONDS_OFST 20
1521 #define MC_CMD_PTP_IN_ADJUST_NANOSECONDS_LEN 4
1522 /* Time adjustment minor value */
1523 #define MC_CMD_PTP_IN_ADJUST_MINOR_OFST 20
1524 #define MC_CMD_PTP_IN_ADJUST_MINOR_LEN 4
1525
1526 /* MC_CMD_PTP_IN_ADJUST_V2 msgrequest */
1527 #define MC_CMD_PTP_IN_ADJUST_V2_LEN 28
1528 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1529 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1530 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1531 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1532 /* Frequency adjustment 40 bit fixed point ns */
1533 #define MC_CMD_PTP_IN_ADJUST_V2_FREQ_OFST 8
1534 #define MC_CMD_PTP_IN_ADJUST_V2_FREQ_LEN 8
1535 #define MC_CMD_PTP_IN_ADJUST_V2_FREQ_LO_OFST 8
1536 #define MC_CMD_PTP_IN_ADJUST_V2_FREQ_HI_OFST 12
1537 /* enum: Number of fractional bits in frequency adjustment */
1538 /*               MC_CMD_PTP_IN_ADJUST_BITS 0x28 */
1539 /* enum: Number of fractional bits in frequency adjustment when FP44_FREQ_ADJ
1540  * is indicated in the MC_CMD_PTP_OUT_GET_ATTRIBUTES command CAPABILITIES
1541  * field.
1542  */
1543 /*               MC_CMD_PTP_IN_ADJUST_BITS_FP44 0x2c */
1544 /* Time adjustment in seconds */
1545 #define MC_CMD_PTP_IN_ADJUST_V2_SECONDS_OFST 16
1546 #define MC_CMD_PTP_IN_ADJUST_V2_SECONDS_LEN 4
1547 /* Time adjustment major value */
1548 #define MC_CMD_PTP_IN_ADJUST_V2_MAJOR_OFST 16
1549 #define MC_CMD_PTP_IN_ADJUST_V2_MAJOR_LEN 4
1550 /* Time adjustment in nanoseconds */
1551 #define MC_CMD_PTP_IN_ADJUST_V2_NANOSECONDS_OFST 20
1552 #define MC_CMD_PTP_IN_ADJUST_V2_NANOSECONDS_LEN 4
1553 /* Time adjustment minor value */
1554 #define MC_CMD_PTP_IN_ADJUST_V2_MINOR_OFST 20
1555 #define MC_CMD_PTP_IN_ADJUST_V2_MINOR_LEN 4
1556 /* Upper 32bits of major time offset adjustment */
1557 #define MC_CMD_PTP_IN_ADJUST_V2_MAJOR_HI_OFST 24
1558 #define MC_CMD_PTP_IN_ADJUST_V2_MAJOR_HI_LEN 4
1559
1560 /* MC_CMD_PTP_IN_SYNCHRONIZE msgrequest */
1561 #define MC_CMD_PTP_IN_SYNCHRONIZE_LEN 20
1562 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1563 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1564 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1565 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1566 /* Number of time readings to capture */
1567 #define MC_CMD_PTP_IN_SYNCHRONIZE_NUMTIMESETS_OFST 8
1568 #define MC_CMD_PTP_IN_SYNCHRONIZE_NUMTIMESETS_LEN 4
1569 /* Host address in which to write "synchronization started" indication (64
1570  * bits)
1571  */
1572 #define MC_CMD_PTP_IN_SYNCHRONIZE_START_ADDR_OFST 12
1573 #define MC_CMD_PTP_IN_SYNCHRONIZE_START_ADDR_LEN 8
1574 #define MC_CMD_PTP_IN_SYNCHRONIZE_START_ADDR_LO_OFST 12
1575 #define MC_CMD_PTP_IN_SYNCHRONIZE_START_ADDR_HI_OFST 16
1576
1577 /* MC_CMD_PTP_IN_MANFTEST_BASIC msgrequest */
1578 #define MC_CMD_PTP_IN_MANFTEST_BASIC_LEN 8
1579 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1580 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1581 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1582 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1583
1584 /* MC_CMD_PTP_IN_MANFTEST_PACKET msgrequest */
1585 #define MC_CMD_PTP_IN_MANFTEST_PACKET_LEN 12
1586 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1587 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1588 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1589 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1590 /* Enable or disable packet testing */
1591 #define MC_CMD_PTP_IN_MANFTEST_PACKET_TEST_ENABLE_OFST 8
1592 #define MC_CMD_PTP_IN_MANFTEST_PACKET_TEST_ENABLE_LEN 4
1593
1594 /* MC_CMD_PTP_IN_RESET_STATS msgrequest: Reset PTP statistics */
1595 #define MC_CMD_PTP_IN_RESET_STATS_LEN 8
1596 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1597 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1598 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1599 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1600
1601 /* MC_CMD_PTP_IN_DEBUG msgrequest */
1602 #define MC_CMD_PTP_IN_DEBUG_LEN 12
1603 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1604 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1605 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1606 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1607 /* Debug operations */
1608 #define MC_CMD_PTP_IN_DEBUG_DEBUG_PARAM_OFST 8
1609 #define MC_CMD_PTP_IN_DEBUG_DEBUG_PARAM_LEN 4
1610
1611 /* MC_CMD_PTP_IN_FPGAREAD msgrequest */
1612 #define MC_CMD_PTP_IN_FPGAREAD_LEN 16
1613 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1614 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1615 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1616 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1617 #define MC_CMD_PTP_IN_FPGAREAD_ADDR_OFST 8
1618 #define MC_CMD_PTP_IN_FPGAREAD_ADDR_LEN 4
1619 #define MC_CMD_PTP_IN_FPGAREAD_NUMBYTES_OFST 12
1620 #define MC_CMD_PTP_IN_FPGAREAD_NUMBYTES_LEN 4
1621
1622 /* MC_CMD_PTP_IN_FPGAWRITE msgrequest */
1623 #define MC_CMD_PTP_IN_FPGAWRITE_LENMIN 13
1624 #define MC_CMD_PTP_IN_FPGAWRITE_LENMAX 252
1625 #define MC_CMD_PTP_IN_FPGAWRITE_LEN(num) (12+1*(num))
1626 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1627 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1628 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1629 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1630 #define MC_CMD_PTP_IN_FPGAWRITE_ADDR_OFST 8
1631 #define MC_CMD_PTP_IN_FPGAWRITE_ADDR_LEN 4
1632 #define MC_CMD_PTP_IN_FPGAWRITE_BUFFER_OFST 12
1633 #define MC_CMD_PTP_IN_FPGAWRITE_BUFFER_LEN 1
1634 #define MC_CMD_PTP_IN_FPGAWRITE_BUFFER_MINNUM 1
1635 #define MC_CMD_PTP_IN_FPGAWRITE_BUFFER_MAXNUM 240
1636
1637 /* MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST msgrequest */
1638 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_LEN 16
1639 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1640 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1641 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1642 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1643 /* Time adjustment in seconds */
1644 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_SECONDS_OFST 8
1645 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_SECONDS_LEN 4
1646 /* Time adjustment major value */
1647 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_MAJOR_OFST 8
1648 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_MAJOR_LEN 4
1649 /* Time adjustment in nanoseconds */
1650 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_NANOSECONDS_OFST 12
1651 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_NANOSECONDS_LEN 4
1652 /* Time adjustment minor value */
1653 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_MINOR_OFST 12
1654 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_MINOR_LEN 4
1655
1656 /* MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_V2 msgrequest */
1657 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_V2_LEN 20
1658 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1659 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1660 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1661 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1662 /* Time adjustment in seconds */
1663 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_V2_SECONDS_OFST 8
1664 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_V2_SECONDS_LEN 4
1665 /* Time adjustment major value */
1666 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_V2_MAJOR_OFST 8
1667 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_V2_MAJOR_LEN 4
1668 /* Time adjustment in nanoseconds */
1669 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_V2_NANOSECONDS_OFST 12
1670 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_V2_NANOSECONDS_LEN 4
1671 /* Time adjustment minor value */
1672 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_V2_MINOR_OFST 12
1673 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_V2_MINOR_LEN 4
1674 /* Upper 32bits of major time offset adjustment */
1675 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_V2_MAJOR_HI_OFST 16
1676 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_V2_MAJOR_HI_LEN 4
1677
1678 /* MC_CMD_PTP_IN_CLOCK_FREQ_ADJUST msgrequest */
1679 #define MC_CMD_PTP_IN_CLOCK_FREQ_ADJUST_LEN 16
1680 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1681 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1682 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1683 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1684 /* Frequency adjustment 40 bit fixed point ns */
1685 #define MC_CMD_PTP_IN_CLOCK_FREQ_ADJUST_FREQ_OFST 8
1686 #define MC_CMD_PTP_IN_CLOCK_FREQ_ADJUST_FREQ_LEN 8
1687 #define MC_CMD_PTP_IN_CLOCK_FREQ_ADJUST_FREQ_LO_OFST 8
1688 #define MC_CMD_PTP_IN_CLOCK_FREQ_ADJUST_FREQ_HI_OFST 12
1689 /*            Enum values, see field(s): */
1690 /*               MC_CMD_PTP/MC_CMD_PTP_IN_ADJUST/FREQ */
1691
1692 /* MC_CMD_PTP_IN_RX_SET_VLAN_FILTER msgrequest */
1693 #define MC_CMD_PTP_IN_RX_SET_VLAN_FILTER_LEN 24
1694 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1695 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1696 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1697 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1698 /* Number of VLAN tags, 0 if not VLAN */
1699 #define MC_CMD_PTP_IN_RX_SET_VLAN_FILTER_NUM_VLAN_TAGS_OFST 8
1700 #define MC_CMD_PTP_IN_RX_SET_VLAN_FILTER_NUM_VLAN_TAGS_LEN 4
1701 /* Set of VLAN tags to filter against */
1702 #define MC_CMD_PTP_IN_RX_SET_VLAN_FILTER_VLAN_TAG_OFST 12
1703 #define MC_CMD_PTP_IN_RX_SET_VLAN_FILTER_VLAN_TAG_LEN 4
1704 #define MC_CMD_PTP_IN_RX_SET_VLAN_FILTER_VLAN_TAG_NUM 3
1705
1706 /* MC_CMD_PTP_IN_RX_SET_UUID_FILTER msgrequest */
1707 #define MC_CMD_PTP_IN_RX_SET_UUID_FILTER_LEN 20
1708 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1709 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1710 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1711 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1712 /* 1 to enable UUID filtering, 0 to disable */
1713 #define MC_CMD_PTP_IN_RX_SET_UUID_FILTER_ENABLE_OFST 8
1714 #define MC_CMD_PTP_IN_RX_SET_UUID_FILTER_ENABLE_LEN 4
1715 /* UUID to filter against */
1716 #define MC_CMD_PTP_IN_RX_SET_UUID_FILTER_UUID_OFST 12
1717 #define MC_CMD_PTP_IN_RX_SET_UUID_FILTER_UUID_LEN 8
1718 #define MC_CMD_PTP_IN_RX_SET_UUID_FILTER_UUID_LO_OFST 12
1719 #define MC_CMD_PTP_IN_RX_SET_UUID_FILTER_UUID_HI_OFST 16
1720
1721 /* MC_CMD_PTP_IN_RX_SET_DOMAIN_FILTER msgrequest */
1722 #define MC_CMD_PTP_IN_RX_SET_DOMAIN_FILTER_LEN 16
1723 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1724 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1725 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1726 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1727 /* 1 to enable Domain filtering, 0 to disable */
1728 #define MC_CMD_PTP_IN_RX_SET_DOMAIN_FILTER_ENABLE_OFST 8
1729 #define MC_CMD_PTP_IN_RX_SET_DOMAIN_FILTER_ENABLE_LEN 4
1730 /* Domain number to filter against */
1731 #define MC_CMD_PTP_IN_RX_SET_DOMAIN_FILTER_DOMAIN_OFST 12
1732 #define MC_CMD_PTP_IN_RX_SET_DOMAIN_FILTER_DOMAIN_LEN 4
1733
1734 /* MC_CMD_PTP_IN_SET_CLK_SRC msgrequest */
1735 #define MC_CMD_PTP_IN_SET_CLK_SRC_LEN 12
1736 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1737 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1738 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1739 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1740 /* Set the clock source. */
1741 #define MC_CMD_PTP_IN_SET_CLK_SRC_CLK_OFST 8
1742 #define MC_CMD_PTP_IN_SET_CLK_SRC_CLK_LEN 4
1743 /* enum: Internal. */
1744 #define MC_CMD_PTP_CLK_SRC_INTERNAL 0x0
1745 /* enum: External. */
1746 #define MC_CMD_PTP_CLK_SRC_EXTERNAL 0x1
1747
1748 /* MC_CMD_PTP_IN_RST_CLK msgrequest: Reset value of Timer Reg. */
1749 #define MC_CMD_PTP_IN_RST_CLK_LEN 8
1750 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1751 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1752 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1753 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1754
1755 /* MC_CMD_PTP_IN_PPS_ENABLE msgrequest */
1756 #define MC_CMD_PTP_IN_PPS_ENABLE_LEN 12
1757 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1758 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1759 /* Enable or disable */
1760 #define MC_CMD_PTP_IN_PPS_ENABLE_OP_OFST 4
1761 #define MC_CMD_PTP_IN_PPS_ENABLE_OP_LEN 4
1762 /* enum: Enable */
1763 #define MC_CMD_PTP_ENABLE_PPS 0x0
1764 /* enum: Disable */
1765 #define MC_CMD_PTP_DISABLE_PPS 0x1
1766 /* Not used. Events are always sent to function relative queue 0. */
1767 #define MC_CMD_PTP_IN_PPS_ENABLE_QUEUE_ID_OFST 8
1768 #define MC_CMD_PTP_IN_PPS_ENABLE_QUEUE_ID_LEN 4
1769
1770 /* MC_CMD_PTP_IN_GET_TIME_FORMAT msgrequest */
1771 #define MC_CMD_PTP_IN_GET_TIME_FORMAT_LEN 8
1772 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1773 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1774 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1775 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1776
1777 /* MC_CMD_PTP_IN_GET_ATTRIBUTES msgrequest */
1778 #define MC_CMD_PTP_IN_GET_ATTRIBUTES_LEN 8
1779 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1780 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1781 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1782 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1783
1784 /* MC_CMD_PTP_IN_GET_TIMESTAMP_CORRECTIONS msgrequest */
1785 #define MC_CMD_PTP_IN_GET_TIMESTAMP_CORRECTIONS_LEN 8
1786 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1787 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1788 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1789 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1790
1791 /* MC_CMD_PTP_IN_TIME_EVENT_SUBSCRIBE msgrequest */
1792 #define MC_CMD_PTP_IN_TIME_EVENT_SUBSCRIBE_LEN 12
1793 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1794 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1795 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1796 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1797 /* Original field containing queue ID. Now extended to include flags. */
1798 #define MC_CMD_PTP_IN_TIME_EVENT_SUBSCRIBE_QUEUE_OFST 8
1799 #define MC_CMD_PTP_IN_TIME_EVENT_SUBSCRIBE_QUEUE_LEN 4
1800 #define MC_CMD_PTP_IN_TIME_EVENT_SUBSCRIBE_QUEUE_ID_LBN 0
1801 #define MC_CMD_PTP_IN_TIME_EVENT_SUBSCRIBE_QUEUE_ID_WIDTH 16
1802 #define MC_CMD_PTP_IN_TIME_EVENT_SUBSCRIBE_REPORT_SYNC_STATUS_LBN 31
1803 #define MC_CMD_PTP_IN_TIME_EVENT_SUBSCRIBE_REPORT_SYNC_STATUS_WIDTH 1
1804
1805 /* MC_CMD_PTP_IN_TIME_EVENT_UNSUBSCRIBE msgrequest */
1806 #define MC_CMD_PTP_IN_TIME_EVENT_UNSUBSCRIBE_LEN 16
1807 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1808 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1809 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1810 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1811 /* Unsubscribe options */
1812 #define MC_CMD_PTP_IN_TIME_EVENT_UNSUBSCRIBE_CONTROL_OFST 8
1813 #define MC_CMD_PTP_IN_TIME_EVENT_UNSUBSCRIBE_CONTROL_LEN 4
1814 /* enum: Unsubscribe a single queue */
1815 #define MC_CMD_PTP_IN_TIME_EVENT_UNSUBSCRIBE_SINGLE 0x0
1816 /* enum: Unsubscribe all queues */
1817 #define MC_CMD_PTP_IN_TIME_EVENT_UNSUBSCRIBE_ALL 0x1
1818 /* Event queue ID */
1819 #define MC_CMD_PTP_IN_TIME_EVENT_UNSUBSCRIBE_QUEUE_OFST 12
1820 #define MC_CMD_PTP_IN_TIME_EVENT_UNSUBSCRIBE_QUEUE_LEN 4
1821
1822 /* MC_CMD_PTP_IN_MANFTEST_PPS msgrequest */
1823 #define MC_CMD_PTP_IN_MANFTEST_PPS_LEN 12
1824 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1825 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1826 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1827 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1828 /* 1 to enable PPS test mode, 0 to disable and return result. */
1829 #define MC_CMD_PTP_IN_MANFTEST_PPS_TEST_ENABLE_OFST 8
1830 #define MC_CMD_PTP_IN_MANFTEST_PPS_TEST_ENABLE_LEN 4
1831
1832 /* MC_CMD_PTP_IN_SET_SYNC_STATUS msgrequest */
1833 #define MC_CMD_PTP_IN_SET_SYNC_STATUS_LEN 24
1834 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1835 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1836 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1837 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1838 /* NIC - Host System Clock Synchronization status */
1839 #define MC_CMD_PTP_IN_SET_SYNC_STATUS_STATUS_OFST 8
1840 #define MC_CMD_PTP_IN_SET_SYNC_STATUS_STATUS_LEN 4
1841 /* enum: Host System clock and NIC clock are not in sync */
1842 #define MC_CMD_PTP_IN_SET_SYNC_STATUS_NOT_IN_SYNC 0x0
1843 /* enum: Host System clock and NIC clock are synchronized */
1844 #define MC_CMD_PTP_IN_SET_SYNC_STATUS_IN_SYNC 0x1
1845 /* If synchronized, number of seconds until clocks should be considered to be
1846  * no longer in sync.
1847  */
1848 #define MC_CMD_PTP_IN_SET_SYNC_STATUS_TIMEOUT_OFST 12
1849 #define MC_CMD_PTP_IN_SET_SYNC_STATUS_TIMEOUT_LEN 4
1850 #define MC_CMD_PTP_IN_SET_SYNC_STATUS_RESERVED0_OFST 16
1851 #define MC_CMD_PTP_IN_SET_SYNC_STATUS_RESERVED0_LEN 4
1852 #define MC_CMD_PTP_IN_SET_SYNC_STATUS_RESERVED1_OFST 20
1853 #define MC_CMD_PTP_IN_SET_SYNC_STATUS_RESERVED1_LEN 4
1854
1855 /* MC_CMD_PTP_OUT msgresponse */
1856 #define MC_CMD_PTP_OUT_LEN 0
1857
1858 /* MC_CMD_PTP_OUT_TRANSMIT msgresponse */
1859 #define MC_CMD_PTP_OUT_TRANSMIT_LEN 8
1860 /* Value of seconds timestamp */
1861 #define MC_CMD_PTP_OUT_TRANSMIT_SECONDS_OFST 0
1862 #define MC_CMD_PTP_OUT_TRANSMIT_SECONDS_LEN 4
1863 /* Timestamp major value */
1864 #define MC_CMD_PTP_OUT_TRANSMIT_MAJOR_OFST 0
1865 #define MC_CMD_PTP_OUT_TRANSMIT_MAJOR_LEN 4
1866 /* Value of nanoseconds timestamp */
1867 #define MC_CMD_PTP_OUT_TRANSMIT_NANOSECONDS_OFST 4
1868 #define MC_CMD_PTP_OUT_TRANSMIT_NANOSECONDS_LEN 4
1869 /* Timestamp minor value */
1870 #define MC_CMD_PTP_OUT_TRANSMIT_MINOR_OFST 4
1871 #define MC_CMD_PTP_OUT_TRANSMIT_MINOR_LEN 4
1872
1873 /* MC_CMD_PTP_OUT_TIME_EVENT_SUBSCRIBE msgresponse */
1874 #define MC_CMD_PTP_OUT_TIME_EVENT_SUBSCRIBE_LEN 0
1875
1876 /* MC_CMD_PTP_OUT_TIME_EVENT_UNSUBSCRIBE msgresponse */
1877 #define MC_CMD_PTP_OUT_TIME_EVENT_UNSUBSCRIBE_LEN 0
1878
1879 /* MC_CMD_PTP_OUT_READ_NIC_TIME msgresponse */
1880 #define MC_CMD_PTP_OUT_READ_NIC_TIME_LEN 8
1881 /* Value of seconds timestamp */
1882 #define MC_CMD_PTP_OUT_READ_NIC_TIME_SECONDS_OFST 0
1883 #define MC_CMD_PTP_OUT_READ_NIC_TIME_SECONDS_LEN 4
1884 /* Timestamp major value */
1885 #define MC_CMD_PTP_OUT_READ_NIC_TIME_MAJOR_OFST 0
1886 #define MC_CMD_PTP_OUT_READ_NIC_TIME_MAJOR_LEN 4
1887 /* Value of nanoseconds timestamp */
1888 #define MC_CMD_PTP_OUT_READ_NIC_TIME_NANOSECONDS_OFST 4
1889 #define MC_CMD_PTP_OUT_READ_NIC_TIME_NANOSECONDS_LEN 4
1890 /* Timestamp minor value */
1891 #define MC_CMD_PTP_OUT_READ_NIC_TIME_MINOR_OFST 4
1892 #define MC_CMD_PTP_OUT_READ_NIC_TIME_MINOR_LEN 4
1893
1894 /* MC_CMD_PTP_OUT_READ_NIC_TIME_V2 msgresponse */
1895 #define MC_CMD_PTP_OUT_READ_NIC_TIME_V2_LEN 12
1896 /* Value of seconds timestamp */
1897 #define MC_CMD_PTP_OUT_READ_NIC_TIME_V2_SECONDS_OFST 0
1898 #define MC_CMD_PTP_OUT_READ_NIC_TIME_V2_SECONDS_LEN 4
1899 /* Timestamp major value */
1900 #define MC_CMD_PTP_OUT_READ_NIC_TIME_V2_MAJOR_OFST 0
1901 #define MC_CMD_PTP_OUT_READ_NIC_TIME_V2_MAJOR_LEN 4
1902 /* Value of nanoseconds timestamp */
1903 #define MC_CMD_PTP_OUT_READ_NIC_TIME_V2_NANOSECONDS_OFST 4
1904 #define MC_CMD_PTP_OUT_READ_NIC_TIME_V2_NANOSECONDS_LEN 4
1905 /* Timestamp minor value */
1906 #define MC_CMD_PTP_OUT_READ_NIC_TIME_V2_MINOR_OFST 4
1907 #define MC_CMD_PTP_OUT_READ_NIC_TIME_V2_MINOR_LEN 4
1908 /* Upper 32bits of major timestamp value */
1909 #define MC_CMD_PTP_OUT_READ_NIC_TIME_V2_MAJOR_HI_OFST 8
1910 #define MC_CMD_PTP_OUT_READ_NIC_TIME_V2_MAJOR_HI_LEN 4
1911
1912 /* MC_CMD_PTP_OUT_STATUS msgresponse */
1913 #define MC_CMD_PTP_OUT_STATUS_LEN 64
1914 /* Frequency of NIC's hardware clock */
1915 #define MC_CMD_PTP_OUT_STATUS_CLOCK_FREQ_OFST 0
1916 #define MC_CMD_PTP_OUT_STATUS_CLOCK_FREQ_LEN 4
1917 /* Number of packets transmitted and timestamped */
1918 #define MC_CMD_PTP_OUT_STATUS_STATS_TX_OFST 4
1919 #define MC_CMD_PTP_OUT_STATUS_STATS_TX_LEN 4
1920 /* Number of packets received and timestamped */
1921 #define MC_CMD_PTP_OUT_STATUS_STATS_RX_OFST 8
1922 #define MC_CMD_PTP_OUT_STATUS_STATS_RX_LEN 4
1923 /* Number of packets timestamped by the FPGA */
1924 #define MC_CMD_PTP_OUT_STATUS_STATS_TS_OFST 12
1925 #define MC_CMD_PTP_OUT_STATUS_STATS_TS_LEN 4
1926 /* Number of packets filter matched */
1927 #define MC_CMD_PTP_OUT_STATUS_STATS_FM_OFST 16
1928 #define MC_CMD_PTP_OUT_STATUS_STATS_FM_LEN 4
1929 /* Number of packets not filter matched */
1930 #define MC_CMD_PTP_OUT_STATUS_STATS_NFM_OFST 20
1931 #define MC_CMD_PTP_OUT_STATUS_STATS_NFM_LEN 4
1932 /* Number of PPS overflows (noise on input?) */
1933 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_OFLOW_OFST 24
1934 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_OFLOW_LEN 4
1935 /* Number of PPS bad periods */
1936 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_BAD_OFST 28
1937 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_BAD_LEN 4
1938 /* Minimum period of PPS pulse in nanoseconds */
1939 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_PER_MIN_OFST 32
1940 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_PER_MIN_LEN 4
1941 /* Maximum period of PPS pulse in nanoseconds */
1942 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_PER_MAX_OFST 36
1943 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_PER_MAX_LEN 4
1944 /* Last period of PPS pulse in nanoseconds */
1945 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_PER_LAST_OFST 40
1946 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_PER_LAST_LEN 4
1947 /* Mean period of PPS pulse in nanoseconds */
1948 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_PER_MEAN_OFST 44
1949 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_PER_MEAN_LEN 4
1950 /* Minimum offset of PPS pulse in nanoseconds (signed) */
1951 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_OFF_MIN_OFST 48
1952 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_OFF_MIN_LEN 4
1953 /* Maximum offset of PPS pulse in nanoseconds (signed) */
1954 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_OFF_MAX_OFST 52
1955 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_OFF_MAX_LEN 4
1956 /* Last offset of PPS pulse in nanoseconds (signed) */
1957 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_OFF_LAST_OFST 56
1958 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_OFF_LAST_LEN 4
1959 /* Mean offset of PPS pulse in nanoseconds (signed) */
1960 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_OFF_MEAN_OFST 60
1961 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_OFF_MEAN_LEN 4
1962
1963 /* MC_CMD_PTP_OUT_SYNCHRONIZE msgresponse */
1964 #define MC_CMD_PTP_OUT_SYNCHRONIZE_LENMIN 20
1965 #define MC_CMD_PTP_OUT_SYNCHRONIZE_LENMAX 240
1966 #define MC_CMD_PTP_OUT_SYNCHRONIZE_LEN(num) (0+20*(num))
1967 /* A set of host and NIC times */
1968 #define MC_CMD_PTP_OUT_SYNCHRONIZE_TIMESET_OFST 0
1969 #define MC_CMD_PTP_OUT_SYNCHRONIZE_TIMESET_LEN 20
1970 #define MC_CMD_PTP_OUT_SYNCHRONIZE_TIMESET_MINNUM 1
1971 #define MC_CMD_PTP_OUT_SYNCHRONIZE_TIMESET_MAXNUM 12
1972 /* Host time immediately before NIC's hardware clock read */
1973 #define MC_CMD_PTP_OUT_SYNCHRONIZE_HOSTSTART_OFST 0
1974 #define MC_CMD_PTP_OUT_SYNCHRONIZE_HOSTSTART_LEN 4
1975 /* Value of seconds timestamp */
1976 #define MC_CMD_PTP_OUT_SYNCHRONIZE_SECONDS_OFST 4
1977 #define MC_CMD_PTP_OUT_SYNCHRONIZE_SECONDS_LEN 4
1978 /* Timestamp major value */
1979 #define MC_CMD_PTP_OUT_SYNCHRONIZE_MAJOR_OFST 4
1980 #define MC_CMD_PTP_OUT_SYNCHRONIZE_MAJOR_LEN 4
1981 /* Value of nanoseconds timestamp */
1982 #define MC_CMD_PTP_OUT_SYNCHRONIZE_NANOSECONDS_OFST 8
1983 #define MC_CMD_PTP_OUT_SYNCHRONIZE_NANOSECONDS_LEN 4
1984 /* Timestamp minor value */
1985 #define MC_CMD_PTP_OUT_SYNCHRONIZE_MINOR_OFST 8
1986 #define MC_CMD_PTP_OUT_SYNCHRONIZE_MINOR_LEN 4
1987 /* Host time immediately after NIC's hardware clock read */
1988 #define MC_CMD_PTP_OUT_SYNCHRONIZE_HOSTEND_OFST 12
1989 #define MC_CMD_PTP_OUT_SYNCHRONIZE_HOSTEND_LEN 4
1990 /* Number of nanoseconds waited after reading NIC's hardware clock */
1991 #define MC_CMD_PTP_OUT_SYNCHRONIZE_WAITNS_OFST 16
1992 #define MC_CMD_PTP_OUT_SYNCHRONIZE_WAITNS_LEN 4
1993
1994 /* MC_CMD_PTP_OUT_MANFTEST_BASIC msgresponse */
1995 #define MC_CMD_PTP_OUT_MANFTEST_BASIC_LEN 8
1996 /* Results of testing */
1997 #define MC_CMD_PTP_OUT_MANFTEST_BASIC_TEST_RESULT_OFST 0
1998 #define MC_CMD_PTP_OUT_MANFTEST_BASIC_TEST_RESULT_LEN 4
1999 /* enum: Successful test */
2000 #define MC_CMD_PTP_MANF_SUCCESS 0x0
2001 /* enum: FPGA load failed */
2002 #define MC_CMD_PTP_MANF_FPGA_LOAD 0x1
2003 /* enum: FPGA version invalid */
2004 #define MC_CMD_PTP_MANF_FPGA_VERSION 0x2
2005 /* enum: FPGA registers incorrect */
2006 #define MC_CMD_PTP_MANF_FPGA_REGISTERS 0x3
2007 /* enum: Oscillator possibly not working? */
2008 #define MC_CMD_PTP_MANF_OSCILLATOR 0x4
2009 /* enum: Timestamps not increasing */
2010 #define MC_CMD_PTP_MANF_TIMESTAMPS 0x5
2011 /* enum: Mismatched packet count */
2012 #define MC_CMD_PTP_MANF_PACKET_COUNT 0x6
2013 /* enum: Mismatched packet count (Siena filter and FPGA) */
2014 #define MC_CMD_PTP_MANF_FILTER_COUNT 0x7
2015 /* enum: Not enough packets to perform timestamp check */
2016 #define MC_CMD_PTP_MANF_PACKET_ENOUGH 0x8
2017 /* enum: Timestamp trigger GPIO not working */
2018 #define MC_CMD_PTP_MANF_GPIO_TRIGGER 0x9
2019 /* enum: Insufficient PPS events to perform checks */
2020 #define MC_CMD_PTP_MANF_PPS_ENOUGH 0xa
2021 /* enum: PPS time event period not sufficiently close to 1s. */
2022 #define MC_CMD_PTP_MANF_PPS_PERIOD 0xb
2023 /* enum: PPS time event nS reading not sufficiently close to zero. */
2024 #define MC_CMD_PTP_MANF_PPS_NS 0xc
2025 /* enum: PTP peripheral registers incorrect */
2026 #define MC_CMD_PTP_MANF_REGISTERS 0xd
2027 /* enum: Failed to read time from PTP peripheral */
2028 #define MC_CMD_PTP_MANF_CLOCK_READ 0xe
2029 /* Presence of external oscillator */
2030 #define MC_CMD_PTP_OUT_MANFTEST_BASIC_TEST_EXTOSC_OFST 4
2031 #define MC_CMD_PTP_OUT_MANFTEST_BASIC_TEST_EXTOSC_LEN 4
2032
2033 /* MC_CMD_PTP_OUT_MANFTEST_PACKET msgresponse */
2034 #define MC_CMD_PTP_OUT_MANFTEST_PACKET_LEN 12
2035 /* Results of testing */
2036 #define MC_CMD_PTP_OUT_MANFTEST_PACKET_TEST_RESULT_OFST 0
2037 #define MC_CMD_PTP_OUT_MANFTEST_PACKET_TEST_RESULT_LEN 4
2038 /* Number of packets received by FPGA */
2039 #define MC_CMD_PTP_OUT_MANFTEST_PACKET_TEST_FPGACOUNT_OFST 4
2040 #define MC_CMD_PTP_OUT_MANFTEST_PACKET_TEST_FPGACOUNT_LEN 4
2041 /* Number of packets received by Siena filters */
2042 #define MC_CMD_PTP_OUT_MANFTEST_PACKET_TEST_FILTERCOUNT_OFST 8
2043 #define MC_CMD_PTP_OUT_MANFTEST_PACKET_TEST_FILTERCOUNT_LEN 4
2044
2045 /* MC_CMD_PTP_OUT_FPGAREAD msgresponse */
2046 #define MC_CMD_PTP_OUT_FPGAREAD_LENMIN 1
2047 #define MC_CMD_PTP_OUT_FPGAREAD_LENMAX 252
2048 #define MC_CMD_PTP_OUT_FPGAREAD_LEN(num) (0+1*(num))
2049 #define MC_CMD_PTP_OUT_FPGAREAD_BUFFER_OFST 0
2050 #define MC_CMD_PTP_OUT_FPGAREAD_BUFFER_LEN 1
2051 #define MC_CMD_PTP_OUT_FPGAREAD_BUFFER_MINNUM 1
2052 #define MC_CMD_PTP_OUT_FPGAREAD_BUFFER_MAXNUM 252
2053
2054 /* MC_CMD_PTP_OUT_GET_TIME_FORMAT msgresponse */
2055 #define MC_CMD_PTP_OUT_GET_TIME_FORMAT_LEN 4
2056 /* Time format required/used by for this NIC. Applies to all PTP MCDI
2057  * operations that pass times between the host and firmware. If this operation
2058  * is not supported (older firmware) a format of seconds and nanoseconds should
2059  * be assumed. Note this enum is deprecated. Do not add to it- use the
2060  * TIME_FORMAT field in MC_CMD_PTP_OUT_GET_ATTRIBUTES instead.
2061  */
2062 #define MC_CMD_PTP_OUT_GET_TIME_FORMAT_FORMAT_OFST 0
2063 #define MC_CMD_PTP_OUT_GET_TIME_FORMAT_FORMAT_LEN 4
2064 /* enum: Times are in seconds and nanoseconds */
2065 #define MC_CMD_PTP_OUT_GET_TIME_FORMAT_SECONDS_NANOSECONDS 0x0
2066 /* enum: Major register has units of 16 second per tick, minor 8 ns per tick */
2067 #define MC_CMD_PTP_OUT_GET_TIME_FORMAT_16SECONDS_8NANOSECONDS 0x1
2068 /* enum: Major register has units of seconds, minor 2^-27s per tick */
2069 #define MC_CMD_PTP_OUT_GET_TIME_FORMAT_SECONDS_27FRACTION 0x2
2070
2071 /* MC_CMD_PTP_OUT_GET_ATTRIBUTES msgresponse */
2072 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_LEN 24
2073 /* Time format required/used by for this NIC. Applies to all PTP MCDI
2074  * operations that pass times between the host and firmware. If this operation
2075  * is not supported (older firmware) a format of seconds and nanoseconds should
2076  * be assumed.
2077  */
2078 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_TIME_FORMAT_OFST 0
2079 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_TIME_FORMAT_LEN 4
2080 /* enum: Times are in seconds and nanoseconds */
2081 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_SECONDS_NANOSECONDS 0x0
2082 /* enum: Major register has units of 16 second per tick, minor 8 ns per tick */
2083 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_16SECONDS_8NANOSECONDS 0x1
2084 /* enum: Major register has units of seconds, minor 2^-27s per tick */
2085 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_SECONDS_27FRACTION 0x2
2086 /* enum: Major register units are seconds, minor units are quarter nanoseconds
2087  */
2088 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_SECONDS_QTR_NANOSECONDS 0x3
2089 /* Minimum acceptable value for a corrected synchronization timeset. When
2090  * comparing host and NIC clock times, the MC returns a set of samples that
2091  * contain the host start and end time, the MC time when the host start was
2092  * detected and the time the MC waited between reading the time and detecting
2093  * the host end. The corrected sync window is the difference between the host
2094  * end and start times minus the time that the MC waited for host end.
2095  */
2096 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_SYNC_WINDOW_MIN_OFST 4
2097 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_SYNC_WINDOW_MIN_LEN 4
2098 /* Various PTP capabilities */
2099 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_CAPABILITIES_OFST 8
2100 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_CAPABILITIES_LEN 4
2101 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_REPORT_SYNC_STATUS_LBN 0
2102 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_REPORT_SYNC_STATUS_WIDTH 1
2103 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_RX_TSTAMP_OOB_LBN 1
2104 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_RX_TSTAMP_OOB_WIDTH 1
2105 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_64BIT_SECONDS_LBN 2
2106 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_64BIT_SECONDS_WIDTH 1
2107 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_FP44_FREQ_ADJ_LBN 3
2108 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_FP44_FREQ_ADJ_WIDTH 1
2109 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_RESERVED0_OFST 12
2110 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_RESERVED0_LEN 4
2111 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_RESERVED1_OFST 16
2112 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_RESERVED1_LEN 4
2113 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_RESERVED2_OFST 20
2114 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_RESERVED2_LEN 4
2115
2116 /* MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS msgresponse */
2117 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_LEN 16
2118 /* Uncorrected error on PTP transmit timestamps in NIC clock format */
2119 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_TRANSMIT_OFST 0
2120 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_TRANSMIT_LEN 4
2121 /* Uncorrected error on PTP receive timestamps in NIC clock format */
2122 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_RECEIVE_OFST 4
2123 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_RECEIVE_LEN 4
2124 /* Uncorrected error on PPS output in NIC clock format */
2125 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_PPS_OUT_OFST 8
2126 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_PPS_OUT_LEN 4
2127 /* Uncorrected error on PPS input in NIC clock format */
2128 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_PPS_IN_OFST 12
2129 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_PPS_IN_LEN 4
2130
2131 /* MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_V2 msgresponse */
2132 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_V2_LEN 24
2133 /* Uncorrected error on PTP transmit timestamps in NIC clock format */
2134 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_V2_PTP_TX_OFST 0
2135 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_V2_PTP_TX_LEN 4
2136 /* Uncorrected error on PTP receive timestamps in NIC clock format */
2137 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_V2_PTP_RX_OFST 4
2138 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_V2_PTP_RX_LEN 4
2139 /* Uncorrected error on PPS output in NIC clock format */
2140 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_V2_PPS_OUT_OFST 8
2141 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_V2_PPS_OUT_LEN 4
2142 /* Uncorrected error on PPS input in NIC clock format */
2143 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_V2_PPS_IN_OFST 12
2144 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_V2_PPS_IN_LEN 4
2145 /* Uncorrected error on non-PTP transmit timestamps in NIC clock format */
2146 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_V2_GENERAL_TX_OFST 16
2147 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_V2_GENERAL_TX_LEN 4
2148 /* Uncorrected error on non-PTP receive timestamps in NIC clock format */
2149 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_V2_GENERAL_RX_OFST 20
2150 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_V2_GENERAL_RX_LEN 4
2151
2152 /* MC_CMD_PTP_OUT_MANFTEST_PPS msgresponse */
2153 #define MC_CMD_PTP_OUT_MANFTEST_PPS_LEN 4
2154 /* Results of testing */
2155 #define MC_CMD_PTP_OUT_MANFTEST_PPS_TEST_RESULT_OFST 0
2156 #define MC_CMD_PTP_OUT_MANFTEST_PPS_TEST_RESULT_LEN 4
2157 /*            Enum values, see field(s): */
2158 /*               MC_CMD_PTP_OUT_MANFTEST_BASIC/TEST_RESULT */
2159
2160 /* MC_CMD_PTP_OUT_SET_SYNC_STATUS msgresponse */
2161 #define MC_CMD_PTP_OUT_SET_SYNC_STATUS_LEN 0
2162
2163
2164 /***********************************/
2165 /* MC_CMD_CSR_READ32
2166  * Read 32bit words from the indirect memory map.
2167  */
2168 #define MC_CMD_CSR_READ32 0xc
2169 #undef  MC_CMD_0xc_PRIVILEGE_CTG
2170
2171 #define MC_CMD_0xc_PRIVILEGE_CTG SRIOV_CTG_INSECURE
2172
2173 /* MC_CMD_CSR_READ32_IN msgrequest */
2174 #define MC_CMD_CSR_READ32_IN_LEN 12
2175 /* Address */
2176 #define MC_CMD_CSR_READ32_IN_ADDR_OFST 0
2177 #define MC_CMD_CSR_READ32_IN_ADDR_LEN 4
2178 #define MC_CMD_CSR_READ32_IN_STEP_OFST 4
2179 #define MC_CMD_CSR_READ32_IN_STEP_LEN 4
2180 #define MC_CMD_CSR_READ32_IN_NUMWORDS_OFST 8
2181 #define MC_CMD_CSR_READ32_IN_NUMWORDS_LEN 4
2182
2183 /* MC_CMD_CSR_READ32_OUT msgresponse */
2184 #define MC_CMD_CSR_READ32_OUT_LENMIN 4
2185 #define MC_CMD_CSR_READ32_OUT_LENMAX 252
2186 #define MC_CMD_CSR_READ32_OUT_LEN(num) (0+4*(num))
2187 /* The last dword is the status, not a value read */
2188 #define MC_CMD_CSR_READ32_OUT_BUFFER_OFST 0
2189 #define MC_CMD_CSR_READ32_OUT_BUFFER_LEN 4
2190 #define MC_CMD_CSR_READ32_OUT_BUFFER_MINNUM 1
2191 #define MC_CMD_CSR_READ32_OUT_BUFFER_MAXNUM 63
2192
2193
2194 /***********************************/
2195 /* MC_CMD_CSR_WRITE32
2196  * Write 32bit dwords to the indirect memory map.
2197  */
2198 #define MC_CMD_CSR_WRITE32 0xd
2199 #undef  MC_CMD_0xd_PRIVILEGE_CTG
2200
2201 #define MC_CMD_0xd_PRIVILEGE_CTG SRIOV_CTG_INSECURE
2202
2203 /* MC_CMD_CSR_WRITE32_IN msgrequest */
2204 #define MC_CMD_CSR_WRITE32_IN_LENMIN 12
2205 #define MC_CMD_CSR_WRITE32_IN_LENMAX 252
2206 #define MC_CMD_CSR_WRITE32_IN_LEN(num) (8+4*(num))
2207 /* Address */
2208 #define MC_CMD_CSR_WRITE32_IN_ADDR_OFST 0
2209 #define MC_CMD_CSR_WRITE32_IN_ADDR_LEN 4
2210 #define MC_CMD_CSR_WRITE32_IN_STEP_OFST 4
2211 #define MC_CMD_CSR_WRITE32_IN_STEP_LEN 4
2212 #define MC_CMD_CSR_WRITE32_IN_BUFFER_OFST 8
2213 #define MC_CMD_CSR_WRITE32_IN_BUFFER_LEN 4
2214 #define MC_CMD_CSR_WRITE32_IN_BUFFER_MINNUM 1
2215 #define MC_CMD_CSR_WRITE32_IN_BUFFER_MAXNUM 61
2216
2217 /* MC_CMD_CSR_WRITE32_OUT msgresponse */
2218 #define MC_CMD_CSR_WRITE32_OUT_LEN 4
2219 #define MC_CMD_CSR_WRITE32_OUT_STATUS_OFST 0
2220 #define MC_CMD_CSR_WRITE32_OUT_STATUS_LEN 4
2221
2222
2223 /***********************************/
2224 /* MC_CMD_HP
2225  * These commands are used for HP related features. They are grouped under one
2226  * MCDI command to avoid creating too many MCDI commands.
2227  */
2228 #define MC_CMD_HP 0x54
2229 #undef  MC_CMD_0x54_PRIVILEGE_CTG
2230
2231 #define MC_CMD_0x54_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
2232
2233 /* MC_CMD_HP_IN msgrequest */
2234 #define MC_CMD_HP_IN_LEN 16
2235 /* HP OCSD sub-command. When address is not NULL, request activation of OCSD at
2236  * the specified address with the specified interval.When address is NULL,
2237  * INTERVAL is interpreted as a command: 0: stop OCSD / 1: Report OCSD current
2238  * state / 2: (debug) Show temperature reported by one of the supported
2239  * sensors.
2240  */
2241 #define MC_CMD_HP_IN_SUBCMD_OFST 0
2242 #define MC_CMD_HP_IN_SUBCMD_LEN 4
2243 /* enum: OCSD (Option Card Sensor Data) sub-command. */
2244 #define MC_CMD_HP_IN_OCSD_SUBCMD 0x0
2245 /* enum: Last known valid HP sub-command. */
2246 #define MC_CMD_HP_IN_LAST_SUBCMD 0x0
2247 /* The address to the array of sensor fields. (Or NULL to use a sub-command.)
2248  */
2249 #define MC_CMD_HP_IN_OCSD_ADDR_OFST 4
2250 #define MC_CMD_HP_IN_OCSD_ADDR_LEN 8
2251 #define MC_CMD_HP_IN_OCSD_ADDR_LO_OFST 4
2252 #define MC_CMD_HP_IN_OCSD_ADDR_HI_OFST 8
2253 /* The requested update interval, in seconds. (Or the sub-command if ADDR is
2254  * NULL.)
2255  */
2256 #define MC_CMD_HP_IN_OCSD_INTERVAL_OFST 12
2257 #define MC_CMD_HP_IN_OCSD_INTERVAL_LEN 4
2258
2259 /* MC_CMD_HP_OUT msgresponse */
2260 #define MC_CMD_HP_OUT_LEN 4
2261 #define MC_CMD_HP_OUT_OCSD_STATUS_OFST 0
2262 #define MC_CMD_HP_OUT_OCSD_STATUS_LEN 4
2263 /* enum: OCSD stopped for this card. */
2264 #define MC_CMD_HP_OUT_OCSD_STOPPED 0x1
2265 /* enum: OCSD was successfully started with the address provided. */
2266 #define MC_CMD_HP_OUT_OCSD_STARTED 0x2
2267 /* enum: OCSD was already started for this card. */
2268 #define MC_CMD_HP_OUT_OCSD_ALREADY_STARTED 0x3
2269
2270
2271 /***********************************/
2272 /* MC_CMD_STACKINFO
2273  * Get stack information.
2274  */
2275 #define MC_CMD_STACKINFO 0xf
2276 #undef  MC_CMD_0xf_PRIVILEGE_CTG
2277
2278 #define MC_CMD_0xf_PRIVILEGE_CTG SRIOV_CTG_ADMIN
2279
2280 /* MC_CMD_STACKINFO_IN msgrequest */
2281 #define MC_CMD_STACKINFO_IN_LEN 0
2282
2283 /* MC_CMD_STACKINFO_OUT msgresponse */
2284 #define MC_CMD_STACKINFO_OUT_LENMIN 12
2285 #define MC_CMD_STACKINFO_OUT_LENMAX 252
2286 #define MC_CMD_STACKINFO_OUT_LEN(num) (0+12*(num))
2287 /* (thread ptr, stack size, free space) for each thread in system */
2288 #define MC_CMD_STACKINFO_OUT_THREAD_INFO_OFST 0
2289 #define MC_CMD_STACKINFO_OUT_THREAD_INFO_LEN 12
2290 #define MC_CMD_STACKINFO_OUT_THREAD_INFO_MINNUM 1
2291 #define MC_CMD_STACKINFO_OUT_THREAD_INFO_MAXNUM 21
2292
2293
2294 /***********************************/
2295 /* MC_CMD_MDIO_READ
2296  * MDIO register read.
2297  */
2298 #define MC_CMD_MDIO_READ 0x10
2299 #undef  MC_CMD_0x10_PRIVILEGE_CTG
2300
2301 #define MC_CMD_0x10_PRIVILEGE_CTG SRIOV_CTG_GENERAL
2302
2303 /* MC_CMD_MDIO_READ_IN msgrequest */
2304 #define MC_CMD_MDIO_READ_IN_LEN 16
2305 /* Bus number; there are two MDIO buses: one for the internal PHY, and one for
2306  * external devices.
2307  */
2308 #define MC_CMD_MDIO_READ_IN_BUS_OFST 0
2309 #define MC_CMD_MDIO_READ_IN_BUS_LEN 4
2310 /* enum: Internal. */
2311 #define MC_CMD_MDIO_BUS_INTERNAL 0x0
2312 /* enum: External. */
2313 #define MC_CMD_MDIO_BUS_EXTERNAL 0x1
2314 /* Port address */
2315 #define MC_CMD_MDIO_READ_IN_PRTAD_OFST 4
2316 #define MC_CMD_MDIO_READ_IN_PRTAD_LEN 4
2317 /* Device Address or clause 22. */
2318 #define MC_CMD_MDIO_READ_IN_DEVAD_OFST 8
2319 #define MC_CMD_MDIO_READ_IN_DEVAD_LEN 4
2320 /* enum: By default all the MCDI MDIO operations perform clause45 mode. If you
2321  * want to use clause22 then set DEVAD = MC_CMD_MDIO_CLAUSE22.
2322  */
2323 #define MC_CMD_MDIO_CLAUSE22 0x20
2324 /* Address */
2325 #define MC_CMD_MDIO_READ_IN_ADDR_OFST 12
2326 #define MC_CMD_MDIO_READ_IN_ADDR_LEN 4
2327
2328 /* MC_CMD_MDIO_READ_OUT msgresponse */
2329 #define MC_CMD_MDIO_READ_OUT_LEN 8
2330 /* Value */
2331 #define MC_CMD_MDIO_READ_OUT_VALUE_OFST 0
2332 #define MC_CMD_MDIO_READ_OUT_VALUE_LEN 4
2333 /* Status the MDIO commands return the raw status bits from the MDIO block. A
2334  * "good" transaction should have the DONE bit set and all other bits clear.
2335  */
2336 #define MC_CMD_MDIO_READ_OUT_STATUS_OFST 4
2337 #define MC_CMD_MDIO_READ_OUT_STATUS_LEN 4
2338 /* enum: Good. */
2339 #define MC_CMD_MDIO_STATUS_GOOD 0x8
2340
2341
2342 /***********************************/
2343 /* MC_CMD_MDIO_WRITE
2344  * MDIO register write.
2345  */
2346 #define MC_CMD_MDIO_WRITE 0x11
2347 #undef  MC_CMD_0x11_PRIVILEGE_CTG
2348
2349 #define MC_CMD_0x11_PRIVILEGE_CTG SRIOV_CTG_ADMIN
2350
2351 /* MC_CMD_MDIO_WRITE_IN msgrequest */
2352 #define MC_CMD_MDIO_WRITE_IN_LEN 20
2353 /* Bus number; there are two MDIO buses: one for the internal PHY, and one for
2354  * external devices.
2355  */
2356 #define MC_CMD_MDIO_WRITE_IN_BUS_OFST 0
2357 #define MC_CMD_MDIO_WRITE_IN_BUS_LEN 4
2358 /* enum: Internal. */
2359 /*               MC_CMD_MDIO_BUS_INTERNAL 0x0 */
2360 /* enum: External. */
2361 /*               MC_CMD_MDIO_BUS_EXTERNAL 0x1 */
2362 /* Port address */
2363 #define MC_CMD_MDIO_WRITE_IN_PRTAD_OFST 4
2364 #define MC_CMD_MDIO_WRITE_IN_PRTAD_LEN 4
2365 /* Device Address or clause 22. */
2366 #define MC_CMD_MDIO_WRITE_IN_DEVAD_OFST 8
2367 #define MC_CMD_MDIO_WRITE_IN_DEVAD_LEN 4
2368 /* enum: By default all the MCDI MDIO operations perform clause45 mode. If you
2369  * want to use clause22 then set DEVAD = MC_CMD_MDIO_CLAUSE22.
2370  */
2371 /*               MC_CMD_MDIO_CLAUSE22 0x20 */
2372 /* Address */
2373 #define MC_CMD_MDIO_WRITE_IN_ADDR_OFST 12
2374 #define MC_CMD_MDIO_WRITE_IN_ADDR_LEN 4
2375 /* Value */
2376 #define MC_CMD_MDIO_WRITE_IN_VALUE_OFST 16
2377 #define MC_CMD_MDIO_WRITE_IN_VALUE_LEN 4
2378
2379 /* MC_CMD_MDIO_WRITE_OUT msgresponse */
2380 #define MC_CMD_MDIO_WRITE_OUT_LEN 4
2381 /* Status; the MDIO commands return the raw status bits from the MDIO block. A
2382  * "good" transaction should have the DONE bit set and all other bits clear.
2383  */
2384 #define MC_CMD_MDIO_WRITE_OUT_STATUS_OFST 0
2385 #define MC_CMD_MDIO_WRITE_OUT_STATUS_LEN 4
2386 /* enum: Good. */
2387 /*               MC_CMD_MDIO_STATUS_GOOD 0x8 */
2388
2389
2390 /***********************************/
2391 /* MC_CMD_DBI_WRITE
2392  * Write DBI register(s).
2393  */
2394 #define MC_CMD_DBI_WRITE 0x12
2395 #undef  MC_CMD_0x12_PRIVILEGE_CTG
2396
2397 #define MC_CMD_0x12_PRIVILEGE_CTG SRIOV_CTG_INSECURE
2398
2399 /* MC_CMD_DBI_WRITE_IN msgrequest */
2400 #define MC_CMD_DBI_WRITE_IN_LENMIN 12
2401 #define MC_CMD_DBI_WRITE_IN_LENMAX 252
2402 #define MC_CMD_DBI_WRITE_IN_LEN(num) (0+12*(num))
2403 /* Each write op consists of an address (offset 0), byte enable/VF/CS2 (offset
2404  * 32) and value (offset 64). See MC_CMD_DBIWROP_TYPEDEF.
2405  */
2406 #define MC_CMD_DBI_WRITE_IN_DBIWROP_OFST 0
2407 #define MC_CMD_DBI_WRITE_IN_DBIWROP_LEN 12
2408 #define MC_CMD_DBI_WRITE_IN_DBIWROP_MINNUM 1
2409 #define MC_CMD_DBI_WRITE_IN_DBIWROP_MAXNUM 21
2410
2411 /* MC_CMD_DBI_WRITE_OUT msgresponse */
2412 #define MC_CMD_DBI_WRITE_OUT_LEN 0
2413
2414 /* MC_CMD_DBIWROP_TYPEDEF structuredef */
2415 #define MC_CMD_DBIWROP_TYPEDEF_LEN 12
2416 #define MC_CMD_DBIWROP_TYPEDEF_ADDRESS_OFST 0
2417 #define MC_CMD_DBIWROP_TYPEDEF_ADDRESS_LEN 4
2418 #define MC_CMD_DBIWROP_TYPEDEF_ADDRESS_LBN 0
2419 #define MC_CMD_DBIWROP_TYPEDEF_ADDRESS_WIDTH 32
2420 #define MC_CMD_DBIWROP_TYPEDEF_PARMS_OFST 4
2421 #define MC_CMD_DBIWROP_TYPEDEF_PARMS_LEN 4
2422 #define MC_CMD_DBIWROP_TYPEDEF_VF_NUM_LBN 16
2423 #define MC_CMD_DBIWROP_TYPEDEF_VF_NUM_WIDTH 16
2424 #define MC_CMD_DBIWROP_TYPEDEF_VF_ACTIVE_LBN 15
2425 #define MC_CMD_DBIWROP_TYPEDEF_VF_ACTIVE_WIDTH 1
2426 #define MC_CMD_DBIWROP_TYPEDEF_CS2_LBN 14
2427 #define MC_CMD_DBIWROP_TYPEDEF_CS2_WIDTH 1
2428 #define MC_CMD_DBIWROP_TYPEDEF_PARMS_LBN 32
2429 #define MC_CMD_DBIWROP_TYPEDEF_PARMS_WIDTH 32
2430 #define MC_CMD_DBIWROP_TYPEDEF_VALUE_OFST 8
2431 #define MC_CMD_DBIWROP_TYPEDEF_VALUE_LEN 4
2432 #define MC_CMD_DBIWROP_TYPEDEF_VALUE_LBN 64
2433 #define MC_CMD_DBIWROP_TYPEDEF_VALUE_WIDTH 32
2434
2435
2436 /***********************************/
2437 /* MC_CMD_PORT_READ32
2438  * Read a 32-bit register from the indirect port register map. The port to
2439  * access is implied by the Shared memory channel used.
2440  */
2441 #define MC_CMD_PORT_READ32 0x14
2442
2443 /* MC_CMD_PORT_READ32_IN msgrequest */
2444 #define MC_CMD_PORT_READ32_IN_LEN 4
2445 /* Address */
2446 #define MC_CMD_PORT_READ32_IN_ADDR_OFST 0
2447 #define MC_CMD_PORT_READ32_IN_ADDR_LEN 4
2448
2449 /* MC_CMD_PORT_READ32_OUT msgresponse */
2450 #define MC_CMD_PORT_READ32_OUT_LEN 8
2451 /* Value */
2452 #define MC_CMD_PORT_READ32_OUT_VALUE_OFST 0
2453 #define MC_CMD_PORT_READ32_OUT_VALUE_LEN 4
2454 /* Status */
2455 #define MC_CMD_PORT_READ32_OUT_STATUS_OFST 4
2456 #define MC_CMD_PORT_READ32_OUT_STATUS_LEN 4
2457
2458
2459 /***********************************/
2460 /* MC_CMD_PORT_WRITE32
2461  * Write a 32-bit register to the indirect port register map. The port to
2462  * access is implied by the Shared memory channel used.
2463  */
2464 #define MC_CMD_PORT_WRITE32 0x15
2465
2466 /* MC_CMD_PORT_WRITE32_IN msgrequest */
2467 #define MC_CMD_PORT_WRITE32_IN_LEN 8
2468 /* Address */
2469 #define MC_CMD_PORT_WRITE32_IN_ADDR_OFST 0
2470 #define MC_CMD_PORT_WRITE32_IN_ADDR_LEN 4
2471 /* Value */
2472 #define MC_CMD_PORT_WRITE32_IN_VALUE_OFST 4
2473 #define MC_CMD_PORT_WRITE32_IN_VALUE_LEN 4
2474
2475 /* MC_CMD_PORT_WRITE32_OUT msgresponse */
2476 #define MC_CMD_PORT_WRITE32_OUT_LEN 4
2477 /* Status */
2478 #define MC_CMD_PORT_WRITE32_OUT_STATUS_OFST 0
2479 #define MC_CMD_PORT_WRITE32_OUT_STATUS_LEN 4
2480
2481
2482 /***********************************/
2483 /* MC_CMD_PORT_READ128
2484  * Read a 128-bit register from the indirect port register map. The port to
2485  * access is implied by the Shared memory channel used.
2486  */
2487 #define MC_CMD_PORT_READ128 0x16
2488
2489 /* MC_CMD_PORT_READ128_IN msgrequest */
2490 #define MC_CMD_PORT_READ128_IN_LEN 4
2491 /* Address */
2492 #define MC_CMD_PORT_READ128_IN_ADDR_OFST 0
2493 #define MC_CMD_PORT_READ128_IN_ADDR_LEN 4
2494
2495 /* MC_CMD_PORT_READ128_OUT msgresponse */
2496 #define MC_CMD_PORT_READ128_OUT_LEN 20
2497 /* Value */
2498 #define MC_CMD_PORT_READ128_OUT_VALUE_OFST 0
2499 #define MC_CMD_PORT_READ128_OUT_VALUE_LEN 16
2500 /* Status */
2501 #define MC_CMD_PORT_READ128_OUT_STATUS_OFST 16
2502 #define MC_CMD_PORT_READ128_OUT_STATUS_LEN 4
2503
2504
2505 /***********************************/
2506 /* MC_CMD_PORT_WRITE128
2507  * Write a 128-bit register to the indirect port register map. The port to
2508  * access is implied by the Shared memory channel used.
2509  */
2510 #define MC_CMD_PORT_WRITE128 0x17
2511
2512 /* MC_CMD_PORT_WRITE128_IN msgrequest */
2513 #define MC_CMD_PORT_WRITE128_IN_LEN 20
2514 /* Address */
2515 #define MC_CMD_PORT_WRITE128_IN_ADDR_OFST 0
2516 #define MC_CMD_PORT_WRITE128_IN_ADDR_LEN 4
2517 /* Value */
2518 #define MC_CMD_PORT_WRITE128_IN_VALUE_OFST 4
2519 #define MC_CMD_PORT_WRITE128_IN_VALUE_LEN 16
2520
2521 /* MC_CMD_PORT_WRITE128_OUT msgresponse */
2522 #define MC_CMD_PORT_WRITE128_OUT_LEN 4
2523 /* Status */
2524 #define MC_CMD_PORT_WRITE128_OUT_STATUS_OFST 0
2525 #define MC_CMD_PORT_WRITE128_OUT_STATUS_LEN 4
2526
2527 /* MC_CMD_CAPABILITIES structuredef */
2528 #define MC_CMD_CAPABILITIES_LEN 4
2529 /* Small buf table. */
2530 #define MC_CMD_CAPABILITIES_SMALL_BUF_TBL_LBN 0
2531 #define MC_CMD_CAPABILITIES_SMALL_BUF_TBL_WIDTH 1
2532 /* Turbo mode (for Maranello). */
2533 #define MC_CMD_CAPABILITIES_TURBO_LBN 1
2534 #define MC_CMD_CAPABILITIES_TURBO_WIDTH 1
2535 /* Turbo mode active (for Maranello). */
2536 #define MC_CMD_CAPABILITIES_TURBO_ACTIVE_LBN 2
2537 #define MC_CMD_CAPABILITIES_TURBO_ACTIVE_WIDTH 1
2538 /* PTP offload. */
2539 #define MC_CMD_CAPABILITIES_PTP_LBN 3
2540 #define MC_CMD_CAPABILITIES_PTP_WIDTH 1
2541 /* AOE mode. */
2542 #define MC_CMD_CAPABILITIES_AOE_LBN 4
2543 #define MC_CMD_CAPABILITIES_AOE_WIDTH 1
2544 /* AOE mode active. */
2545 #define MC_CMD_CAPABILITIES_AOE_ACTIVE_LBN 5
2546 #define MC_CMD_CAPABILITIES_AOE_ACTIVE_WIDTH 1
2547 /* AOE mode active. */
2548 #define MC_CMD_CAPABILITIES_FC_ACTIVE_LBN 6
2549 #define MC_CMD_CAPABILITIES_FC_ACTIVE_WIDTH 1
2550 #define MC_CMD_CAPABILITIES_RESERVED_LBN 7
2551 #define MC_CMD_CAPABILITIES_RESERVED_WIDTH 25
2552
2553
2554 /***********************************/
2555 /* MC_CMD_GET_BOARD_CFG
2556  * Returns the MC firmware configuration structure.
2557  */
2558 #define MC_CMD_GET_BOARD_CFG 0x18
2559 #undef  MC_CMD_0x18_PRIVILEGE_CTG
2560
2561 #define MC_CMD_0x18_PRIVILEGE_CTG SRIOV_CTG_GENERAL
2562
2563 /* MC_CMD_GET_BOARD_CFG_IN msgrequest */
2564 #define MC_CMD_GET_BOARD_CFG_IN_LEN 0
2565
2566 /* MC_CMD_GET_BOARD_CFG_OUT msgresponse */
2567 #define MC_CMD_GET_BOARD_CFG_OUT_LENMIN 96
2568 #define MC_CMD_GET_BOARD_CFG_OUT_LENMAX 136
2569 #define MC_CMD_GET_BOARD_CFG_OUT_LEN(num) (72+2*(num))
2570 #define MC_CMD_GET_BOARD_CFG_OUT_BOARD_TYPE_OFST 0
2571 #define MC_CMD_GET_BOARD_CFG_OUT_BOARD_TYPE_LEN 4
2572 #define MC_CMD_GET_BOARD_CFG_OUT_BOARD_NAME_OFST 4
2573 #define MC_CMD_GET_BOARD_CFG_OUT_BOARD_NAME_LEN 32
2574 /* Capabilities for Siena Port0 (see struct MC_CMD_CAPABILITIES). Unused on
2575  * EF10 and later (use MC_CMD_GET_CAPABILITIES).
2576  */
2577 #define MC_CMD_GET_BOARD_CFG_OUT_CAPABILITIES_PORT0_OFST 36
2578 #define MC_CMD_GET_BOARD_CFG_OUT_CAPABILITIES_PORT0_LEN 4
2579 /* Capabilities for Siena Port1 (see struct MC_CMD_CAPABILITIES). Unused on
2580  * EF10 and later (use MC_CMD_GET_CAPABILITIES).
2581  */
2582 #define MC_CMD_GET_BOARD_CFG_OUT_CAPABILITIES_PORT1_OFST 40
2583 #define MC_CMD_GET_BOARD_CFG_OUT_CAPABILITIES_PORT1_LEN 4
2584 /* Base MAC address for Siena Port0. Unused on EF10 and later (use
2585  * MC_CMD_GET_MAC_ADDRESSES).
2586  */
2587 #define MC_CMD_GET_BOARD_CFG_OUT_MAC_ADDR_BASE_PORT0_OFST 44
2588 #define MC_CMD_GET_BOARD_CFG_OUT_MAC_ADDR_BASE_PORT0_LEN 6
2589 /* Base MAC address for Siena Port1. Unused on EF10 and later (use
2590  * MC_CMD_GET_MAC_ADDRESSES).
2591  */
2592 #define MC_CMD_GET_BOARD_CFG_OUT_MAC_ADDR_BASE_PORT1_OFST 50
2593 #define MC_CMD_GET_BOARD_CFG_OUT_MAC_ADDR_BASE_PORT1_LEN 6
2594 /* Size of MAC address pool for Siena Port0. Unused on EF10 and later (use
2595  * MC_CMD_GET_MAC_ADDRESSES).
2596  */
2597 #define MC_CMD_GET_BOARD_CFG_OUT_MAC_COUNT_PORT0_OFST 56
2598 #define MC_CMD_GET_BOARD_CFG_OUT_MAC_COUNT_PORT0_LEN 4
2599 /* Size of MAC address pool for Siena Port1. Unused on EF10 and later (use
2600  * MC_CMD_GET_MAC_ADDRESSES).
2601  */
2602 #define MC_CMD_GET_BOARD_CFG_OUT_MAC_COUNT_PORT1_OFST 60
2603 #define MC_CMD_GET_BOARD_CFG_OUT_MAC_COUNT_PORT1_LEN 4
2604 /* Increment between addresses in MAC address pool for Siena Port0. Unused on
2605  * EF10 and later (use MC_CMD_GET_MAC_ADDRESSES).
2606  */
2607 #define MC_CMD_GET_BOARD_CFG_OUT_MAC_STRIDE_PORT0_OFST 64
2608 #define MC_CMD_GET_BOARD_CFG_OUT_MAC_STRIDE_PORT0_LEN 4
2609 /* Increment between addresses in MAC address pool for Siena Port1. Unused on
2610  * EF10 and later (use MC_CMD_GET_MAC_ADDRESSES).
2611  */
2612 #define MC_CMD_GET_BOARD_CFG_OUT_MAC_STRIDE_PORT1_OFST 68
2613 #define MC_CMD_GET_BOARD_CFG_OUT_MAC_STRIDE_PORT1_LEN 4
2614 /* Siena only. This field contains a 16-bit value for each of the types of
2615  * NVRAM area. The values are defined in the firmware/mc/platform/.c file for a
2616  * specific board type, but otherwise have no meaning to the MC; they are used
2617  * by the driver to manage selection of appropriate firmware updates. Unused on
2618  * EF10 and later (use MC_CMD_NVRAM_METADATA).
2619  */
2620 #define MC_CMD_GET_BOARD_CFG_OUT_FW_SUBTYPE_LIST_OFST 72
2621 #define MC_CMD_GET_BOARD_CFG_OUT_FW_SUBTYPE_LIST_LEN 2
2622 #define MC_CMD_GET_BOARD_CFG_OUT_FW_SUBTYPE_LIST_MINNUM 12
2623 #define MC_CMD_GET_BOARD_CFG_OUT_FW_SUBTYPE_LIST_MAXNUM 32
2624
2625
2626 /***********************************/
2627 /* MC_CMD_DBI_READX
2628  * Read DBI register(s) -- extended functionality
2629  */
2630 #define MC_CMD_DBI_READX 0x19
2631 #undef  MC_CMD_0x19_PRIVILEGE_CTG
2632
2633 #define MC_CMD_0x19_PRIVILEGE_CTG SRIOV_CTG_INSECURE
2634
2635 /* MC_CMD_DBI_READX_IN msgrequest */
2636 #define MC_CMD_DBI_READX_IN_LENMIN 8
2637 #define MC_CMD_DBI_READX_IN_LENMAX 248
2638 #define MC_CMD_DBI_READX_IN_LEN(num) (0+8*(num))
2639 /* Each Read op consists of an address (offset 0), VF/CS2) */
2640 #define MC_CMD_DBI_READX_IN_DBIRDOP_OFST 0
2641 #define MC_CMD_DBI_READX_IN_DBIRDOP_LEN 8
2642 #define MC_CMD_DBI_READX_IN_DBIRDOP_LO_OFST 0
2643 #define MC_CMD_DBI_READX_IN_DBIRDOP_HI_OFST 4
2644 #define MC_CMD_DBI_READX_IN_DBIRDOP_MINNUM 1
2645 #define MC_CMD_DBI_READX_IN_DBIRDOP_MAXNUM 31
2646
2647 /* MC_CMD_DBI_READX_OUT msgresponse */
2648 #define MC_CMD_DBI_READX_OUT_LENMIN 4
2649 #define MC_CMD_DBI_READX_OUT_LENMAX 252
2650 #define MC_CMD_DBI_READX_OUT_LEN(num) (0+4*(num))
2651 /* Value */
2652 #define MC_CMD_DBI_READX_OUT_VALUE_OFST 0
2653 #define MC_CMD_DBI_READX_OUT_VALUE_LEN 4
2654 #define MC_CMD_DBI_READX_OUT_VALUE_MINNUM 1
2655 #define MC_CMD_DBI_READX_OUT_VALUE_MAXNUM 63
2656
2657 /* MC_CMD_DBIRDOP_TYPEDEF structuredef */
2658 #define MC_CMD_DBIRDOP_TYPEDEF_LEN 8
2659 #define MC_CMD_DBIRDOP_TYPEDEF_ADDRESS_OFST 0
2660 #define MC_CMD_DBIRDOP_TYPEDEF_ADDRESS_LEN 4
2661 #define MC_CMD_DBIRDOP_TYPEDEF_ADDRESS_LBN 0
2662 #define MC_CMD_DBIRDOP_TYPEDEF_ADDRESS_WIDTH 32
2663 #define MC_CMD_DBIRDOP_TYPEDEF_PARMS_OFST 4
2664 #define MC_CMD_DBIRDOP_TYPEDEF_PARMS_LEN 4
2665 #define MC_CMD_DBIRDOP_TYPEDEF_VF_NUM_LBN 16
2666 #define MC_CMD_DBIRDOP_TYPEDEF_VF_NUM_WIDTH 16
2667 #define MC_CMD_DBIRDOP_TYPEDEF_VF_ACTIVE_LBN 15
2668 #define MC_CMD_DBIRDOP_TYPEDEF_VF_ACTIVE_WIDTH 1
2669 #define MC_CMD_DBIRDOP_TYPEDEF_CS2_LBN 14
2670 #define MC_CMD_DBIRDOP_TYPEDEF_CS2_WIDTH 1
2671 #define MC_CMD_DBIRDOP_TYPEDEF_PARMS_LBN 32
2672 #define MC_CMD_DBIRDOP_TYPEDEF_PARMS_WIDTH 32
2673
2674
2675 /***********************************/
2676 /* MC_CMD_SET_RAND_SEED
2677  * Set the 16byte seed for the MC pseudo-random generator.
2678  */
2679 #define MC_CMD_SET_RAND_SEED 0x1a
2680 #undef  MC_CMD_0x1a_PRIVILEGE_CTG
2681
2682 #define MC_CMD_0x1a_PRIVILEGE_CTG SRIOV_CTG_INSECURE
2683
2684 /* MC_CMD_SET_RAND_SEED_IN msgrequest */
2685 #define MC_CMD_SET_RAND_SEED_IN_LEN 16
2686 /* Seed value. */
2687 #define MC_CMD_SET_RAND_SEED_IN_SEED_OFST 0
2688 #define MC_CMD_SET_RAND_SEED_IN_SEED_LEN 16
2689
2690 /* MC_CMD_SET_RAND_SEED_OUT msgresponse */
2691 #define MC_CMD_SET_RAND_SEED_OUT_LEN 0
2692
2693
2694 /***********************************/
2695 /* MC_CMD_LTSSM_HIST
2696  * Retrieve the history of the LTSSM, if the build supports it.
2697  */
2698 #define MC_CMD_LTSSM_HIST 0x1b
2699
2700 /* MC_CMD_LTSSM_HIST_IN msgrequest */
2701 #define MC_CMD_LTSSM_HIST_IN_LEN 0
2702
2703 /* MC_CMD_LTSSM_HIST_OUT msgresponse */
2704 #define MC_CMD_LTSSM_HIST_OUT_LENMIN 0
2705 #define MC_CMD_LTSSM_HIST_OUT_LENMAX 252
2706 #define MC_CMD_LTSSM_HIST_OUT_LEN(num) (0+4*(num))
2707 /* variable number of LTSSM values, as bytes. The history is read-to-clear. */
2708 #define MC_CMD_LTSSM_HIST_OUT_DATA_OFST 0
2709 #define MC_CMD_LTSSM_HIST_OUT_DATA_LEN 4
2710 #define MC_CMD_LTSSM_HIST_OUT_DATA_MINNUM 0
2711 #define MC_CMD_LTSSM_HIST_OUT_DATA_MAXNUM 63
2712
2713
2714 /***********************************/
2715 /* MC_CMD_DRV_ATTACH
2716  * Inform MCPU that this port is managed on the host (i.e. driver active). For
2717  * Huntington, also request the preferred datapath firmware to use if possible
2718  * (it may not be possible for this request to be fulfilled; the driver must
2719  * issue a subsequent MC_CMD_GET_CAPABILITIES command to determine which
2720  * features are actually available). The FIRMWARE_ID field is ignored by older
2721  * platforms.
2722  */
2723 #define MC_CMD_DRV_ATTACH 0x1c
2724 #undef  MC_CMD_0x1c_PRIVILEGE_CTG
2725
2726 #define MC_CMD_0x1c_PRIVILEGE_CTG SRIOV_CTG_GENERAL
2727
2728 /* MC_CMD_DRV_ATTACH_IN msgrequest */
2729 #define MC_CMD_DRV_ATTACH_IN_LEN 12
2730 /* new state to set if UPDATE=1 */
2731 #define MC_CMD_DRV_ATTACH_IN_NEW_STATE_OFST 0
2732 #define MC_CMD_DRV_ATTACH_IN_NEW_STATE_LEN 4
2733 #define MC_CMD_DRV_ATTACH_LBN 0
2734 #define MC_CMD_DRV_ATTACH_WIDTH 1
2735 #define MC_CMD_DRV_ATTACH_IN_ATTACH_LBN 0
2736 #define MC_CMD_DRV_ATTACH_IN_ATTACH_WIDTH 1
2737 #define MC_CMD_DRV_PREBOOT_LBN 1
2738 #define MC_CMD_DRV_PREBOOT_WIDTH 1
2739 #define MC_CMD_DRV_ATTACH_IN_PREBOOT_LBN 1
2740 #define MC_CMD_DRV_ATTACH_IN_PREBOOT_WIDTH 1
2741 #define MC_CMD_DRV_ATTACH_IN_SUBVARIANT_AWARE_LBN 2
2742 #define MC_CMD_DRV_ATTACH_IN_SUBVARIANT_AWARE_WIDTH 1
2743 /* 1 to set new state, or 0 to just report the existing state */
2744 #define MC_CMD_DRV_ATTACH_IN_UPDATE_OFST 4
2745 #define MC_CMD_DRV_ATTACH_IN_UPDATE_LEN 4
2746 /* preferred datapath firmware (for Huntington; ignored for Siena) */
2747 #define MC_CMD_DRV_ATTACH_IN_FIRMWARE_ID_OFST 8
2748 #define MC_CMD_DRV_ATTACH_IN_FIRMWARE_ID_LEN 4
2749 /* enum: Prefer to use full featured firmware */
2750 #define MC_CMD_FW_FULL_FEATURED 0x0
2751 /* enum: Prefer to use firmware with fewer features but lower latency */
2752 #define MC_CMD_FW_LOW_LATENCY 0x1
2753 /* enum: Prefer to use firmware for SolarCapture packed stream mode */
2754 #define MC_CMD_FW_PACKED_STREAM 0x2
2755 /* enum: Prefer to use firmware with fewer features and simpler TX event
2756  * batching but higher TX packet rate
2757  */
2758 #define MC_CMD_FW_HIGH_TX_RATE 0x3
2759 /* enum: Reserved value */
2760 #define MC_CMD_FW_PACKED_STREAM_HASH_MODE_1 0x4
2761 /* enum: Prefer to use firmware with additional "rules engine" filtering
2762  * support
2763  */
2764 #define MC_CMD_FW_RULES_ENGINE 0x5
2765 /* enum: Prefer to use firmware with additional DPDK support */
2766 #define MC_CMD_FW_DPDK 0x6
2767 /* enum: Prefer to use "l3xudp" custom datapath firmware (see SF-119495-PD and
2768  * bug69716)
2769  */
2770 #define MC_CMD_FW_L3XUDP 0x7
2771 /* enum: Only this option is allowed for non-admin functions */
2772 #define MC_CMD_FW_DONT_CARE 0xffffffff
2773
2774 /* MC_CMD_DRV_ATTACH_OUT msgresponse */
2775 #define MC_CMD_DRV_ATTACH_OUT_LEN 4
2776 /* previous or existing state, see the bitmask at NEW_STATE */
2777 #define MC_CMD_DRV_ATTACH_OUT_OLD_STATE_OFST 0
2778 #define MC_CMD_DRV_ATTACH_OUT_OLD_STATE_LEN 4
2779
2780 /* MC_CMD_DRV_ATTACH_EXT_OUT msgresponse */
2781 #define MC_CMD_DRV_ATTACH_EXT_OUT_LEN 8
2782 /* previous or existing state, see the bitmask at NEW_STATE */
2783 #define MC_CMD_DRV_ATTACH_EXT_OUT_OLD_STATE_OFST 0
2784 #define MC_CMD_DRV_ATTACH_EXT_OUT_OLD_STATE_LEN 4
2785 /* Flags associated with this function */
2786 #define MC_CMD_DRV_ATTACH_EXT_OUT_FUNC_FLAGS_OFST 4
2787 #define MC_CMD_DRV_ATTACH_EXT_OUT_FUNC_FLAGS_LEN 4
2788 /* enum: Labels the lowest-numbered function visible to the OS */
2789 #define MC_CMD_DRV_ATTACH_EXT_OUT_FLAG_PRIMARY 0x0
2790 /* enum: The function can control the link state of the physical port it is
2791  * bound to.
2792  */
2793 #define MC_CMD_DRV_ATTACH_EXT_OUT_FLAG_LINKCTRL 0x1
2794 /* enum: The function can perform privileged operations */
2795 #define MC_CMD_DRV_ATTACH_EXT_OUT_FLAG_TRUSTED 0x2
2796 /* enum: The function does not have an active port associated with it. The port
2797  * refers to the Sorrento external FPGA port.
2798  */
2799 #define MC_CMD_DRV_ATTACH_EXT_OUT_FLAG_NO_ACTIVE_PORT 0x3
2800
2801
2802 /***********************************/
2803 /* MC_CMD_SHMUART
2804  * Route UART output to circular buffer in shared memory instead.
2805  */
2806 #define MC_CMD_SHMUART 0x1f
2807
2808 /* MC_CMD_SHMUART_IN msgrequest */
2809 #define MC_CMD_SHMUART_IN_LEN 4
2810 /* ??? */
2811 #define MC_CMD_SHMUART_IN_FLAG_OFST 0
2812 #define MC_CMD_SHMUART_IN_FLAG_LEN 4
2813
2814 /* MC_CMD_SHMUART_OUT msgresponse */
2815 #define MC_CMD_SHMUART_OUT_LEN 0
2816
2817
2818 /***********************************/
2819 /* MC_CMD_PORT_RESET
2820  * Generic per-port reset. There is no equivalent for per-board reset. Locks
2821  * required: None; Return code: 0, ETIME. NOTE: This command is deprecated -
2822  * use MC_CMD_ENTITY_RESET instead.
2823  */
2824 #define MC_CMD_PORT_RESET 0x20
2825 #undef  MC_CMD_0x20_PRIVILEGE_CTG
2826
2827 #define MC_CMD_0x20_PRIVILEGE_CTG SRIOV_CTG_GENERAL
2828
2829 /* MC_CMD_PORT_RESET_IN msgrequest */
2830 #define MC_CMD_PORT_RESET_IN_LEN 0
2831
2832 /* MC_CMD_PORT_RESET_OUT msgresponse */
2833 #define MC_CMD_PORT_RESET_OUT_LEN 0
2834
2835
2836 /***********************************/
2837 /* MC_CMD_ENTITY_RESET
2838  * Generic per-resource reset. There is no equivalent for per-board reset.
2839  * Locks required: None; Return code: 0, ETIME. NOTE: This command is an
2840  * extended version of the deprecated MC_CMD_PORT_RESET with added fields.
2841  */
2842 #define MC_CMD_ENTITY_RESET 0x20
2843 /*      MC_CMD_0x20_PRIVILEGE_CTG SRIOV_CTG_GENERAL */
2844
2845 /* MC_CMD_ENTITY_RESET_IN msgrequest */
2846 #define MC_CMD_ENTITY_RESET_IN_LEN 4
2847 /* Optional flags field. Omitting this will perform a "legacy" reset action
2848  * (TBD).
2849  */
2850 #define MC_CMD_ENTITY_RESET_IN_FLAG_OFST 0
2851 #define MC_CMD_ENTITY_RESET_IN_FLAG_LEN 4
2852 #define MC_CMD_ENTITY_RESET_IN_FUNCTION_RESOURCE_RESET_LBN 0
2853 #define MC_CMD_ENTITY_RESET_IN_FUNCTION_RESOURCE_RESET_WIDTH 1
2854
2855 /* MC_CMD_ENTITY_RESET_OUT msgresponse */
2856 #define MC_CMD_ENTITY_RESET_OUT_LEN 0
2857
2858
2859 /***********************************/
2860 /* MC_CMD_PCIE_CREDITS
2861  * Read instantaneous and minimum flow control thresholds.
2862  */
2863 #define MC_CMD_PCIE_CREDITS 0x21
2864
2865 /* MC_CMD_PCIE_CREDITS_IN msgrequest */
2866 #define MC_CMD_PCIE_CREDITS_IN_LEN 8
2867 /* poll period. 0 is disabled */
2868 #define MC_CMD_PCIE_CREDITS_IN_POLL_PERIOD_OFST 0
2869 #define MC_CMD_PCIE_CREDITS_IN_POLL_PERIOD_LEN 4
2870 /* wipe statistics */
2871 #define MC_CMD_PCIE_CREDITS_IN_WIPE_OFST 4
2872 #define MC_CMD_PCIE_CREDITS_IN_WIPE_LEN 4
2873
2874 /* MC_CMD_PCIE_CREDITS_OUT msgresponse */
2875 #define MC_CMD_PCIE_CREDITS_OUT_LEN 16
2876 #define MC_CMD_PCIE_CREDITS_OUT_CURRENT_P_HDR_OFST 0
2877 #define MC_CMD_PCIE_CREDITS_OUT_CURRENT_P_HDR_LEN 2
2878 #define MC_CMD_PCIE_CREDITS_OUT_CURRENT_P_DATA_OFST 2
2879 #define MC_CMD_PCIE_CREDITS_OUT_CURRENT_P_DATA_LEN 2
2880 #define MC_CMD_PCIE_CREDITS_OUT_CURRENT_NP_HDR_OFST 4
2881 #define MC_CMD_PCIE_CREDITS_OUT_CURRENT_NP_HDR_LEN 2
2882 #define MC_CMD_PCIE_CREDITS_OUT_CURRENT_NP_DATA_OFST 6
2883 #define MC_CMD_PCIE_CREDITS_OUT_CURRENT_NP_DATA_LEN 2
2884 #define MC_CMD_PCIE_CREDITS_OUT_MINIMUM_P_HDR_OFST 8
2885 #define MC_CMD_PCIE_CREDITS_OUT_MINIMUM_P_HDR_LEN 2
2886 #define MC_CMD_PCIE_CREDITS_OUT_MINIMUM_P_DATA_OFST 10
2887 #define MC_CMD_PCIE_CREDITS_OUT_MINIMUM_P_DATA_LEN 2
2888 #define MC_CMD_PCIE_CREDITS_OUT_MINIMUM_NP_HDR_OFST 12
2889 #define MC_CMD_PCIE_CREDITS_OUT_MINIMUM_NP_HDR_LEN 2
2890 #define MC_CMD_PCIE_CREDITS_OUT_MINIMUM_NP_DATA_OFST 14
2891 #define MC_CMD_PCIE_CREDITS_OUT_MINIMUM_NP_DATA_LEN 2
2892
2893
2894 /***********************************/
2895 /* MC_CMD_RXD_MONITOR
2896  * Get histogram of RX queue fill level.
2897  */
2898 #define MC_CMD_RXD_MONITOR 0x22
2899
2900 /* MC_CMD_RXD_MONITOR_IN msgrequest */
2901 #define MC_CMD_RXD_MONITOR_IN_LEN 12
2902 #define MC_CMD_RXD_MONITOR_IN_QID_OFST 0
2903 #define MC_CMD_RXD_MONITOR_IN_QID_LEN 4
2904 #define MC_CMD_RXD_MONITOR_IN_POLL_PERIOD_OFST 4
2905 #define MC_CMD_RXD_MONITOR_IN_POLL_PERIOD_LEN 4
2906 #define MC_CMD_RXD_MONITOR_IN_WIPE_OFST 8
2907 #define MC_CMD_RXD_MONITOR_IN_WIPE_LEN 4
2908
2909 /* MC_CMD_RXD_MONITOR_OUT msgresponse */
2910 #define MC_CMD_RXD_MONITOR_OUT_LEN 80
2911 #define MC_CMD_RXD_MONITOR_OUT_QID_OFST 0
2912 #define MC_CMD_RXD_MONITOR_OUT_QID_LEN 4
2913 #define MC_CMD_RXD_MONITOR_OUT_RING_FILL_OFST 4
2914 #define MC_CMD_RXD_MONITOR_OUT_RING_FILL_LEN 4
2915 #define MC_CMD_RXD_MONITOR_OUT_CACHE_FILL_OFST 8
2916 #define MC_CMD_RXD_MONITOR_OUT_CACHE_FILL_LEN 4
2917 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_1_OFST 12
2918 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_1_LEN 4
2919 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_2_OFST 16
2920 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_2_LEN 4
2921 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_4_OFST 20
2922 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_4_LEN 4
2923 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_8_OFST 24
2924 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_8_LEN 4
2925 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_16_OFST 28
2926 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_16_LEN 4
2927 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_32_OFST 32
2928 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_32_LEN 4
2929 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_64_OFST 36
2930 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_64_LEN 4
2931 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_128_OFST 40
2932 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_128_LEN 4
2933 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_256_OFST 44
2934 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_256_LEN 4
2935 #define MC_CMD_RXD_MONITOR_OUT_RING_GE_256_OFST 48
2936 #define MC_CMD_RXD_MONITOR_OUT_RING_GE_256_LEN 4
2937 #define MC_CMD_RXD_MONITOR_OUT_CACHE_LT_1_OFST 52
2938 #define MC_CMD_RXD_MONITOR_OUT_CACHE_LT_1_LEN 4
2939 #define MC_CMD_RXD_MONITOR_OUT_CACHE_LT_2_OFST 56
2940 #define MC_CMD_RXD_MONITOR_OUT_CACHE_LT_2_LEN 4
2941 #define MC_CMD_RXD_MONITOR_OUT_CACHE_LT_4_OFST 60
2942 #define MC_CMD_RXD_MONITOR_OUT_CACHE_LT_4_LEN 4
2943 #define MC_CMD_RXD_MONITOR_OUT_CACHE_LT_8_OFST 64
2944 #define MC_CMD_RXD_MONITOR_OUT_CACHE_LT_8_LEN 4
2945 #define MC_CMD_RXD_MONITOR_OUT_CACHE_LT_16_OFST 68
2946 #define MC_CMD_RXD_MONITOR_OUT_CACHE_LT_16_LEN 4
2947 #define MC_CMD_RXD_MONITOR_OUT_CACHE_LT_32_OFST 72
2948 #define MC_CMD_RXD_MONITOR_OUT_CACHE_LT_32_LEN 4
2949 #define MC_CMD_RXD_MONITOR_OUT_CACHE_GE_32_OFST 76
2950 #define MC_CMD_RXD_MONITOR_OUT_CACHE_GE_32_LEN 4
2951
2952
2953 /***********************************/
2954 /* MC_CMD_PUTS
2955  * Copy the given ASCII string out onto UART and/or out of the network port.
2956  */
2957 #define MC_CMD_PUTS 0x23
2958 #undef  MC_CMD_0x23_PRIVILEGE_CTG
2959
2960 #define MC_CMD_0x23_PRIVILEGE_CTG SRIOV_CTG_INSECURE
2961
2962 /* MC_CMD_PUTS_IN msgrequest */
2963 #define MC_CMD_PUTS_IN_LENMIN 13
2964 #define MC_CMD_PUTS_IN_LENMAX 252
2965 #define MC_CMD_PUTS_IN_LEN(num) (12+1*(num))
2966 #define MC_CMD_PUTS_IN_DEST_OFST 0
2967 #define MC_CMD_PUTS_IN_DEST_LEN 4
2968 #define MC_CMD_PUTS_IN_UART_LBN 0
2969 #define MC_CMD_PUTS_IN_UART_WIDTH 1
2970 #define MC_CMD_PUTS_IN_PORT_LBN 1
2971 #define MC_CMD_PUTS_IN_PORT_WIDTH 1
2972 #define MC_CMD_PUTS_IN_DHOST_OFST 4
2973 #define MC_CMD_PUTS_IN_DHOST_LEN 6
2974 #define MC_CMD_PUTS_IN_STRING_OFST 12
2975 #define MC_CMD_PUTS_IN_STRING_LEN 1
2976 #define MC_CMD_PUTS_IN_STRING_MINNUM 1
2977 #define MC_CMD_PUTS_IN_STRING_MAXNUM 240
2978
2979 /* MC_CMD_PUTS_OUT msgresponse */
2980 #define MC_CMD_PUTS_OUT_LEN 0
2981
2982
2983 /***********************************/
2984 /* MC_CMD_GET_PHY_CFG
2985  * Report PHY configuration. This guarantees to succeed even if the PHY is in a
2986  * 'zombie' state. Locks required: None
2987  */
2988 #define MC_CMD_GET_PHY_CFG 0x24
2989 #undef  MC_CMD_0x24_PRIVILEGE_CTG
2990
2991 #define MC_CMD_0x24_PRIVILEGE_CTG SRIOV_CTG_GENERAL
2992
2993 /* MC_CMD_GET_PHY_CFG_IN msgrequest */
2994 #define MC_CMD_GET_PHY_CFG_IN_LEN 0
2995
2996 /* MC_CMD_GET_PHY_CFG_OUT msgresponse */
2997 #define MC_CMD_GET_PHY_CFG_OUT_LEN 72
2998 /* flags */
2999 #define MC_CMD_GET_PHY_CFG_OUT_FLAGS_OFST 0
3000 #define MC_CMD_GET_PHY_CFG_OUT_FLAGS_LEN 4
3001 #define MC_CMD_GET_PHY_CFG_OUT_PRESENT_LBN 0
3002 #define MC_CMD_GET_PHY_CFG_OUT_PRESENT_WIDTH 1
3003 #define MC_CMD_GET_PHY_CFG_OUT_BIST_CABLE_SHORT_LBN 1
3004 #define MC_CMD_GET_PHY_CFG_OUT_BIST_CABLE_SHORT_WIDTH 1
3005 #define MC_CMD_GET_PHY_CFG_OUT_BIST_CABLE_LONG_LBN 2
3006 #define MC_CMD_GET_PHY_CFG_OUT_BIST_CABLE_LONG_WIDTH 1
3007 #define MC_CMD_GET_PHY_CFG_OUT_LOWPOWER_LBN 3
3008 #define MC_CMD_GET_PHY_CFG_OUT_LOWPOWER_WIDTH 1
3009 #define MC_CMD_GET_PHY_CFG_OUT_POWEROFF_LBN 4
3010 #define MC_CMD_GET_PHY_CFG_OUT_POWEROFF_WIDTH 1
3011 #define MC_CMD_GET_PHY_CFG_OUT_TXDIS_LBN 5
3012 #define MC_CMD_GET_PHY_CFG_OUT_TXDIS_WIDTH 1
3013 #define MC_CMD_GET_PHY_CFG_OUT_BIST_LBN 6
3014 #define MC_CMD_GET_PHY_CFG_OUT_BIST_WIDTH 1
3015 /* ?? */
3016 #define MC_CMD_GET_PHY_CFG_OUT_TYPE_OFST 4
3017 #define MC_CMD_GET_PHY_CFG_OUT_TYPE_LEN 4
3018 /* Bitmask of supported capabilities */
3019 #define MC_CMD_GET_PHY_CFG_OUT_SUPPORTED_CAP_OFST 8
3020 #define MC_CMD_GET_PHY_CFG_OUT_SUPPORTED_CAP_LEN 4
3021 #define MC_CMD_PHY_CAP_10HDX_LBN 1
3022 #define MC_CMD_PHY_CAP_10HDX_WIDTH 1
3023 #define MC_CMD_PHY_CAP_10FDX_LBN 2
3024 #define MC_CMD_PHY_CAP_10FDX_WIDTH 1
3025 #define MC_CMD_PHY_CAP_100HDX_LBN 3
3026 #define MC_CMD_PHY_CAP_100HDX_WIDTH 1
3027 #define MC_CMD_PHY_CAP_100FDX_LBN 4
3028 #define MC_CMD_PHY_CAP_100FDX_WIDTH 1
3029 #define MC_CMD_PHY_CAP_1000HDX_LBN 5
3030 #define MC_CMD_PHY_CAP_1000HDX_WIDTH 1
3031 #define MC_CMD_PHY_CAP_1000FDX_LBN 6
3032 #define MC_CMD_PHY_CAP_1000FDX_WIDTH 1
3033 #define MC_CMD_PHY_CAP_10000FDX_LBN 7
3034 #define MC_CMD_PHY_CAP_10000FDX_WIDTH 1
3035 #define MC_CMD_PHY_CAP_PAUSE_LBN 8
3036 #define MC_CMD_PHY_CAP_PAUSE_WIDTH 1
3037 #define MC_CMD_PHY_CAP_ASYM_LBN 9
3038 #define MC_CMD_PHY_CAP_ASYM_WIDTH 1
3039 #define MC_CMD_PHY_CAP_AN_LBN 10
3040 #define MC_CMD_PHY_CAP_AN_WIDTH 1
3041 #define MC_CMD_PHY_CAP_40000FDX_LBN 11
3042 #define MC_CMD_PHY_CAP_40000FDX_WIDTH 1
3043 #define MC_CMD_PHY_CAP_DDM_LBN 12
3044 #define MC_CMD_PHY_CAP_DDM_WIDTH 1
3045 #define MC_CMD_PHY_CAP_100000FDX_LBN 13
3046 #define MC_CMD_PHY_CAP_100000FDX_WIDTH 1
3047 #define MC_CMD_PHY_CAP_25000FDX_LBN 14
3048 #define MC_CMD_PHY_CAP_25000FDX_WIDTH 1
3049 #define MC_CMD_PHY_CAP_50000FDX_LBN 15
3050 #define MC_CMD_PHY_CAP_50000FDX_WIDTH 1
3051 #define MC_CMD_PHY_CAP_BASER_FEC_LBN 16
3052 #define MC_CMD_PHY_CAP_BASER_FEC_WIDTH 1
3053 #define MC_CMD_PHY_CAP_BASER_FEC_REQUESTED_LBN 17
3054 #define MC_CMD_PHY_CAP_BASER_FEC_REQUESTED_WIDTH 1
3055 #define MC_CMD_PHY_CAP_RS_FEC_LBN 18
3056 #define MC_CMD_PHY_CAP_RS_FEC_WIDTH 1
3057 #define MC_CMD_PHY_CAP_RS_FEC_REQUESTED_LBN 19
3058 #define MC_CMD_PHY_CAP_RS_FEC_REQUESTED_WIDTH 1
3059 #define MC_CMD_PHY_CAP_25G_BASER_FEC_LBN 20
3060 #define MC_CMD_PHY_CAP_25G_BASER_FEC_WIDTH 1
3061 #define MC_CMD_PHY_CAP_25G_BASER_FEC_REQUESTED_LBN 21
3062 #define MC_CMD_PHY_CAP_25G_BASER_FEC_REQUESTED_WIDTH 1
3063 /* ?? */
3064 #define MC_CMD_GET_PHY_CFG_OUT_CHANNEL_OFST 12
3065 #define MC_CMD_GET_PHY_CFG_OUT_CHANNEL_LEN 4
3066 /* ?? */
3067 #define MC_CMD_GET_PHY_CFG_OUT_PRT_OFST 16
3068 #define MC_CMD_GET_PHY_CFG_OUT_PRT_LEN 4
3069 /* ?? */
3070 #define MC_CMD_GET_PHY_CFG_OUT_STATS_MASK_OFST 20
3071 #define MC_CMD_GET_PHY_CFG_OUT_STATS_MASK_LEN 4
3072 /* ?? */
3073 #define MC_CMD_GET_PHY_CFG_OUT_NAME_OFST 24
3074 #define MC_CMD_GET_PHY_CFG_OUT_NAME_LEN 20
3075 /* ?? */
3076 #define MC_CMD_GET_PHY_CFG_OUT_MEDIA_TYPE_OFST 44
3077 #define MC_CMD_GET_PHY_CFG_OUT_MEDIA_TYPE_LEN 4
3078 /* enum: Xaui. */
3079 #define MC_CMD_MEDIA_XAUI 0x1
3080 /* enum: CX4. */
3081 #define MC_CMD_MEDIA_CX4 0x2
3082 /* enum: KX4. */
3083 #define MC_CMD_MEDIA_KX4 0x3
3084 /* enum: XFP Far. */
3085 #define MC_CMD_MEDIA_XFP 0x4
3086 /* enum: SFP+. */
3087 #define MC_CMD_MEDIA_SFP_PLUS 0x5
3088 /* enum: 10GBaseT. */
3089 #define MC_CMD_MEDIA_BASE_T 0x6
3090 /* enum: QSFP+. */
3091 #define MC_CMD_MEDIA_QSFP_PLUS 0x7
3092 #define MC_CMD_GET_PHY_CFG_OUT_MMD_MASK_OFST 48
3093 #define MC_CMD_GET_PHY_CFG_OUT_MMD_MASK_LEN 4
3094 /* enum: Native clause 22 */
3095 #define MC_CMD_MMD_CLAUSE22 0x0
3096 #define MC_CMD_MMD_CLAUSE45_PMAPMD 0x1 /* enum */
3097 #define MC_CMD_MMD_CLAUSE45_WIS 0x2 /* enum */
3098 #define MC_CMD_MMD_CLAUSE45_PCS 0x3 /* enum */
3099 #define MC_CMD_MMD_CLAUSE45_PHYXS 0x4 /* enum */
3100 #define MC_CMD_MMD_CLAUSE45_DTEXS 0x5 /* enum */
3101 #define MC_CMD_MMD_CLAUSE45_TC 0x6 /* enum */
3102 #define MC_CMD_MMD_CLAUSE45_AN 0x7 /* enum */
3103 /* enum: Clause22 proxied over clause45 by PHY. */
3104 #define MC_CMD_MMD_CLAUSE45_C22EXT 0x1d
3105 #define MC_CMD_MMD_CLAUSE45_VEND1 0x1e /* enum */
3106 #define MC_CMD_MMD_CLAUSE45_VEND2 0x1f /* enum */
3107 #define MC_CMD_GET_PHY_CFG_OUT_REVISION_OFST 52
3108 #define MC_CMD_GET_PHY_CFG_OUT_REVISION_LEN 20
3109
3110
3111 /***********************************/
3112 /* MC_CMD_START_BIST
3113  * Start a BIST test on the PHY. Locks required: PHY_LOCK if doing a PHY BIST
3114  * Return code: 0, EINVAL, EACCES (if PHY_LOCK is not held)
3115  */
3116 #define MC_CMD_START_BIST 0x25
3117 #undef  MC_CMD_0x25_PRIVILEGE_CTG
3118
3119 #define MC_CMD_0x25_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
3120
3121 /* MC_CMD_START_BIST_IN msgrequest */
3122 #define MC_CMD_START_BIST_IN_LEN 4
3123 /* Type of test. */
3124 #define MC_CMD_START_BIST_IN_TYPE_OFST 0
3125 #define MC_CMD_START_BIST_IN_TYPE_LEN 4
3126 /* enum: Run the PHY's short cable BIST. */
3127 #define MC_CMD_PHY_BIST_CABLE_SHORT 0x1
3128 /* enum: Run the PHY's long cable BIST. */
3129 #define MC_CMD_PHY_BIST_CABLE_LONG 0x2
3130 /* enum: Run BIST on the currently selected BPX Serdes (XAUI or XFI) . */
3131 #define MC_CMD_BPX_SERDES_BIST 0x3
3132 /* enum: Run the MC loopback tests. */
3133 #define MC_CMD_MC_LOOPBACK_BIST 0x4
3134 /* enum: Run the PHY's standard BIST. */
3135 #define MC_CMD_PHY_BIST 0x5
3136 /* enum: Run MC RAM test. */
3137 #define MC_CMD_MC_MEM_BIST 0x6
3138 /* enum: Run Port RAM test. */
3139 #define MC_CMD_PORT_MEM_BIST 0x7
3140 /* enum: Run register test. */
3141 #define MC_CMD_REG_BIST 0x8
3142
3143 /* MC_CMD_START_BIST_OUT msgresponse */
3144 #define MC_CMD_START_BIST_OUT_LEN 0
3145
3146
3147 /***********************************/
3148 /* MC_CMD_POLL_BIST
3149  * Poll for BIST completion. Returns a single status code, and optionally some
3150  * PHY specific bist output. The driver should only consume the BIST output
3151  * after validating OUTLEN and MC_CMD_GET_PHY_CFG.TYPE. If a driver can't
3152  * successfully parse the BIST output, it should still respect the pass/Fail in
3153  * OUT.RESULT. Locks required: PHY_LOCK if doing a PHY BIST. Return code: 0,
3154  * EACCES (if PHY_LOCK is not held).
3155  */
3156 #define MC_CMD_POLL_BIST 0x26
3157 #undef  MC_CMD_0x26_PRIVILEGE_CTG
3158
3159 #define MC_CMD_0x26_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
3160
3161 /* MC_CMD_POLL_BIST_IN msgrequest */
3162 #define MC_CMD_POLL_BIST_IN_LEN 0
3163
3164 /* MC_CMD_POLL_BIST_OUT msgresponse */
3165 #define MC_CMD_POLL_BIST_OUT_LEN 8
3166 /* result */
3167 #define MC_CMD_POLL_BIST_OUT_RESULT_OFST 0
3168 #define MC_CMD_POLL_BIST_OUT_RESULT_LEN 4
3169 /* enum: Running. */
3170 #define MC_CMD_POLL_BIST_RUNNING 0x1
3171 /* enum: Passed. */
3172 #define MC_CMD_POLL_BIST_PASSED 0x2
3173 /* enum: Failed. */
3174 #define MC_CMD_POLL_BIST_FAILED 0x3
3175 /* enum: Timed-out. */
3176 #define MC_CMD_POLL_BIST_TIMEOUT 0x4
3177 #define MC_CMD_POLL_BIST_OUT_PRIVATE_OFST 4
3178 #define MC_CMD_POLL_BIST_OUT_PRIVATE_LEN 4
3179
3180 /* MC_CMD_POLL_BIST_OUT_SFT9001 msgresponse */
3181 #define MC_CMD_POLL_BIST_OUT_SFT9001_LEN 36
3182 /* result */
3183 /*            MC_CMD_POLL_BIST_OUT_RESULT_OFST 0 */
3184 /*            MC_CMD_POLL_BIST_OUT_RESULT_LEN 4 */
3185 /*            Enum values, see field(s): */
3186 /*               MC_CMD_POLL_BIST_OUT/MC_CMD_POLL_BIST_OUT_RESULT */
3187 #define MC_CMD_POLL_BIST_OUT_SFT9001_CABLE_LENGTH_A_OFST 4
3188 #define MC_CMD_POLL_BIST_OUT_SFT9001_CABLE_LENGTH_A_LEN 4
3189 #define MC_CMD_POLL_BIST_OUT_SFT9001_CABLE_LENGTH_B_OFST 8
3190 #define MC_CMD_POLL_BIST_OUT_SFT9001_CABLE_LENGTH_B_LEN 4
3191 #define MC_CMD_POLL_BIST_OUT_SFT9001_CABLE_LENGTH_C_OFST 12
3192 #define MC_CMD_POLL_BIST_OUT_SFT9001_CABLE_LENGTH_C_LEN 4
3193 #define MC_CMD_POLL_BIST_OUT_SFT9001_CABLE_LENGTH_D_OFST 16
3194 #define MC_CMD_POLL_BIST_OUT_SFT9001_CABLE_LENGTH_D_LEN 4
3195 /* Status of each channel A */
3196 #define MC_CMD_POLL_BIST_OUT_SFT9001_CABLE_STATUS_A_OFST 20
3197 #define MC_CMD_POLL_BIST_OUT_SFT9001_CABLE_STATUS_A_LEN 4
3198 /* enum: Ok. */
3199 #define MC_CMD_POLL_BIST_SFT9001_PAIR_OK 0x1
3200 /* enum: Open. */
3201 #define MC_CMD_POLL_BIST_SFT9001_PAIR_OPEN 0x2
3202 /* enum: Intra-pair short. */
3203 #define MC_CMD_POLL_BIST_SFT9001_INTRA_PAIR_SHORT 0x3
3204 /* enum: Inter-pair short. */
3205 #define MC_CMD_POLL_BIST_SFT9001_INTER_PAIR_SHORT 0x4
3206 /* enum: Busy. */
3207 #define MC_CMD_POLL_BIST_SFT9001_PAIR_BUSY 0x9
3208 /* Status of each channel B */
3209 #define MC_CMD_POLL_BIST_OUT_SFT9001_CABLE_STATUS_B_OFST 24
3210 #define MC_CMD_POLL_BIST_OUT_SFT9001_CABLE_STATUS_B_LEN 4
3211 /*            Enum values, see field(s): */
3212 /*               CABLE_STATUS_A */
3213 /* Status of each channel C */
3214 #define MC_CMD_POLL_BIST_OUT_SFT9001_CABLE_STATUS_C_OFST 28
3215 #define MC_CMD_POLL_BIST_OUT_SFT9001_CABLE_STATUS_C_LEN 4
3216 /*            Enum values, see field(s): */
3217 /*               CABLE_STATUS_A */
3218 /* Status of each channel D */
3219 #define MC_CMD_POLL_BIST_OUT_SFT9001_CABLE_STATUS_D_OFST 32
3220 #define MC_CMD_POLL_BIST_OUT_SFT9001_CABLE_STATUS_D_LEN 4
3221 /*            Enum values, see field(s): */
3222 /*               CABLE_STATUS_A */
3223
3224 /* MC_CMD_POLL_BIST_OUT_MRSFP msgresponse */
3225 #define MC_CMD_POLL_BIST_OUT_MRSFP_LEN 8
3226 /* result */
3227 /*            MC_CMD_POLL_BIST_OUT_RESULT_OFST 0 */
3228 /*            MC_CMD_POLL_BIST_OUT_RESULT_LEN 4 */
3229 /*            Enum values, see field(s): */
3230 /*               MC_CMD_POLL_BIST_OUT/MC_CMD_POLL_BIST_OUT_RESULT */
3231 #define MC_CMD_POLL_BIST_OUT_MRSFP_TEST_OFST 4
3232 #define MC_CMD_POLL_BIST_OUT_MRSFP_TEST_LEN 4
3233 /* enum: Complete. */
3234 #define MC_CMD_POLL_BIST_MRSFP_TEST_COMPLETE 0x0
3235 /* enum: Bus switch off I2C write. */
3236 #define MC_CMD_POLL_BIST_MRSFP_TEST_BUS_SWITCH_OFF_I2C_WRITE 0x1
3237 /* enum: Bus switch off I2C no access IO exp. */
3238 #define MC_CMD_POLL_BIST_MRSFP_TEST_BUS_SWITCH_OFF_I2C_NO_ACCESS_IO_EXP 0x2
3239 /* enum: Bus switch off I2C no access module. */
3240 #define MC_CMD_POLL_BIST_MRSFP_TEST_BUS_SWITCH_OFF_I2C_NO_ACCESS_MODULE 0x3
3241 /* enum: IO exp I2C configure. */
3242 #define MC_CMD_POLL_BIST_MRSFP_TEST_IO_EXP_I2C_CONFIGURE 0x4
3243 /* enum: Bus switch I2C no cross talk. */
3244 #define MC_CMD_POLL_BIST_MRSFP_TEST_BUS_SWITCH_I2C_NO_CROSSTALK 0x5
3245 /* enum: Module presence. */
3246 #define MC_CMD_POLL_BIST_MRSFP_TEST_MODULE_PRESENCE 0x6
3247 /* enum: Module ID I2C access. */
3248 #define MC_CMD_POLL_BIST_MRSFP_TEST_MODULE_ID_I2C_ACCESS 0x7
3249 /* enum: Module ID sane value. */
3250 #define MC_CMD_POLL_BIST_MRSFP_TEST_MODULE_ID_SANE_VALUE 0x8
3251
3252 /* MC_CMD_POLL_BIST_OUT_MEM msgresponse */
3253 #define MC_CMD_POLL_BIST_OUT_MEM_LEN 36
3254 /* result */
3255 /*            MC_CMD_POLL_BIST_OUT_RESULT_OFST 0 */
3256 /*            MC_CMD_POLL_BIST_OUT_RESULT_LEN 4 */
3257 /*            Enum values, see field(s): */
3258 /*               MC_CMD_POLL_BIST_OUT/MC_CMD_POLL_BIST_OUT_RESULT */
3259 #define MC_CMD_POLL_BIST_OUT_MEM_TEST_OFST 4
3260 #define MC_CMD_POLL_BIST_OUT_MEM_TEST_LEN 4
3261 /* enum: Test has completed. */
3262 #define MC_CMD_POLL_BIST_MEM_COMPLETE 0x0
3263 /* enum: RAM test - walk ones. */
3264 #define MC_CMD_POLL_BIST_MEM_MEM_WALK_ONES 0x1
3265 /* enum: RAM test - walk zeros. */
3266 #define MC_CMD_POLL_BIST_MEM_MEM_WALK_ZEROS 0x2
3267 /* enum: RAM test - walking inversions zeros/ones. */
3268 #define MC_CMD_POLL_BIST_MEM_MEM_INV_ZERO_ONE 0x3
3269 /* enum: RAM test - walking inversions checkerboard. */
3270 #define MC_CMD_POLL_BIST_MEM_MEM_INV_CHKBOARD 0x4
3271 /* enum: Register test - set / clear individual bits. */
3272 #define MC_CMD_POLL_BIST_MEM_REG 0x5
3273 /* enum: ECC error detected. */
3274 #define MC_CMD_POLL_BIST_MEM_ECC 0x6
3275 /* Failure address, only valid if result is POLL_BIST_FAILED */
3276 #define MC_CMD_POLL_BIST_OUT_MEM_ADDR_OFST 8
3277 #define MC_CMD_POLL_BIST_OUT_MEM_ADDR_LEN 4
3278 /* Bus or address space to which the failure address corresponds */
3279 #define MC_CMD_POLL_BIST_OUT_MEM_BUS_OFST 12
3280 #define MC_CMD_POLL_BIST_OUT_MEM_BUS_LEN 4
3281 /* enum: MC MIPS bus. */
3282 #define MC_CMD_POLL_BIST_MEM_BUS_MC 0x0
3283 /* enum: CSR IREG bus. */
3284 #define MC_CMD_POLL_BIST_MEM_BUS_CSR 0x1
3285 /* enum: RX0 DPCPU bus. */
3286 #define MC_CMD_POLL_BIST_MEM_BUS_DPCPU_RX 0x2
3287 /* enum: TX0 DPCPU bus. */
3288 #define MC_CMD_POLL_BIST_MEM_BUS_DPCPU_TX0 0x3
3289 /* enum: TX1 DPCPU bus. */
3290 #define MC_CMD_POLL_BIST_MEM_BUS_DPCPU_TX1 0x4
3291 /* enum: RX0 DICPU bus. */
3292 #define MC_CMD_POLL_BIST_MEM_BUS_DICPU_RX 0x5
3293 /* enum: TX DICPU bus. */
3294 #define MC_CMD_POLL_BIST_MEM_BUS_DICPU_TX 0x6
3295 /* enum: RX1 DPCPU bus. */
3296 #define MC_CMD_POLL_BIST_MEM_BUS_DPCPU_RX1 0x7
3297 /* enum: RX1 DICPU bus. */
3298 #define MC_CMD_POLL_BIST_MEM_BUS_DICPU_RX1 0x8
3299 /* Pattern written to RAM / register */
3300 #define MC_CMD_POLL_BIST_OUT_MEM_EXPECT_OFST 16
3301 #define MC_CMD_POLL_BIST_OUT_MEM_EXPECT_LEN 4
3302 /* Actual value read from RAM / register */
3303 #define MC_CMD_POLL_BIST_OUT_MEM_ACTUAL_OFST 20
3304 #define MC_CMD_POLL_BIST_OUT_MEM_ACTUAL_LEN 4
3305 /* ECC error mask */
3306 #define MC_CMD_POLL_BIST_OUT_MEM_ECC_OFST 24
3307 #define MC_CMD_POLL_BIST_OUT_MEM_ECC_LEN 4
3308 /* ECC parity error mask */
3309 #define MC_CMD_POLL_BIST_OUT_MEM_ECC_PARITY_OFST 28
3310 #define MC_CMD_POLL_BIST_OUT_MEM_ECC_PARITY_LEN 4
3311 /* ECC fatal error mask */
3312 #define MC_CMD_POLL_BIST_OUT_MEM_ECC_FATAL_OFST 32
3313 #define MC_CMD_POLL_BIST_OUT_MEM_ECC_FATAL_LEN 4
3314
3315
3316 /***********************************/
3317 /* MC_CMD_FLUSH_RX_QUEUES
3318  * Flush receive queue(s). If SRIOV is enabled (via MC_CMD_SRIOV), then RXQ
3319  * flushes should be initiated via this MCDI operation, rather than via
3320  * directly writing FLUSH_CMD.
3321  *
3322  * The flush is completed (either done/fail) asynchronously (after this command
3323  * returns). The driver must still wait for flush done/failure events as usual.
3324  */
3325 #define MC_CMD_FLUSH_RX_QUEUES 0x27
3326
3327 /* MC_CMD_FLUSH_RX_QUEUES_IN msgrequest */
3328 #define MC_CMD_FLUSH_RX_QUEUES_IN_LENMIN 4
3329 #define MC_CMD_FLUSH_RX_QUEUES_IN_LENMAX 252
3330 #define MC_CMD_FLUSH_RX_QUEUES_IN_LEN(num) (0+4*(num))
3331 #define MC_CMD_FLUSH_RX_QUEUES_IN_QID_OFST_OFST 0
3332 #define MC_CMD_FLUSH_RX_QUEUES_IN_QID_OFST_LEN 4
3333 #define MC_CMD_FLUSH_RX_QUEUES_IN_QID_OFST_MINNUM 1
3334 #define MC_CMD_FLUSH_RX_QUEUES_IN_QID_OFST_MAXNUM 63
3335
3336 /* MC_CMD_FLUSH_RX_QUEUES_OUT msgresponse */
3337 #define MC_CMD_FLUSH_RX_QUEUES_OUT_LEN 0
3338
3339
3340 /***********************************/
3341 /* MC_CMD_GET_LOOPBACK_MODES
3342  * Returns a bitmask of loopback modes available at each speed.
3343  */
3344 #define MC_CMD_GET_LOOPBACK_MODES 0x28
3345 #undef  MC_CMD_0x28_PRIVILEGE_CTG
3346
3347 #define MC_CMD_0x28_PRIVILEGE_CTG SRIOV_CTG_GENERAL
3348
3349 /* MC_CMD_GET_LOOPBACK_MODES_IN msgrequest */
3350 #define MC_CMD_GET_LOOPBACK_MODES_IN_LEN 0
3351
3352 /* MC_CMD_GET_LOOPBACK_MODES_OUT msgresponse */
3353 #define MC_CMD_GET_LOOPBACK_MODES_OUT_LEN 40
3354 /* Supported loopbacks. */
3355 #define MC_CMD_GET_LOOPBACK_MODES_OUT_100M_OFST 0
3356 #define MC_CMD_GET_LOOPBACK_MODES_OUT_100M_LEN 8
3357 #define MC_CMD_GET_LOOPBACK_MODES_OUT_100M_LO_OFST 0
3358 #define MC_CMD_GET_LOOPBACK_MODES_OUT_100M_HI_OFST 4
3359 /* enum: None. */
3360 #define MC_CMD_LOOPBACK_NONE 0x0
3361 /* enum: Data. */
3362 #define MC_CMD_LOOPBACK_DATA 0x1
3363 /* enum: GMAC. */
3364 #define MC_CMD_LOOPBACK_GMAC 0x2
3365 /* enum: XGMII. */
3366 #define MC_CMD_LOOPBACK_XGMII 0x3
3367 /* enum: XGXS. */
3368 #define MC_CMD_LOOPBACK_XGXS 0x4
3369 /* enum: XAUI. */
3370 #define MC_CMD_LOOPBACK_XAUI 0x5
3371 /* enum: GMII. */
3372 #define MC_CMD_LOOPBACK_GMII 0x6
3373 /* enum: SGMII. */
3374 #define MC_CMD_LOOPBACK_SGMII 0x7
3375 /* enum: XGBR. */
3376 #define MC_CMD_LOOPBACK_XGBR 0x8
3377 /* enum: XFI. */
3378 #define MC_CMD_LOOPBACK_XFI 0x9
3379 /* enum: XAUI Far. */
3380 #define MC_CMD_LOOPBACK_XAUI_FAR 0xa
3381 /* enum: GMII Far. */
3382 #define MC_CMD_LOOPBACK_GMII_FAR 0xb
3383 /* enum: SGMII Far. */
3384 #define MC_CMD_LOOPBACK_SGMII_FAR 0xc
3385 /* enum: XFI Far. */
3386 #define MC_CMD_LOOPBACK_XFI_FAR 0xd
3387 /* enum: GPhy. */
3388 #define MC_CMD_LOOPBACK_GPHY 0xe
3389 /* enum: PhyXS. */
3390 #define MC_CMD_LOOPBACK_PHYXS 0xf
3391 /* enum: PCS. */
3392 #define MC_CMD_LOOPBACK_PCS 0x10
3393 /* enum: PMA-PMD. */
3394 #define MC_CMD_LOOPBACK_PMAPMD 0x11
3395 /* enum: Cross-Port. */
3396 #define MC_CMD_LOOPBACK_XPORT 0x12
3397 /* enum: XGMII-Wireside. */
3398 #define MC_CMD_LOOPBACK_XGMII_WS 0x13
3399 /* enum: XAUI Wireside. */
3400 #define MC_CMD_LOOPBACK_XAUI_WS 0x14
3401 /* enum: XAUI Wireside Far. */
3402 #define MC_CMD_LOOPBACK_XAUI_WS_FAR 0x15
3403 /* enum: XAUI Wireside near. */
3404 #define MC_CMD_LOOPBACK_XAUI_WS_NEAR 0x16
3405 /* enum: GMII Wireside. */
3406 #define MC_CMD_LOOPBACK_GMII_WS 0x17
3407 /* enum: XFI Wireside. */
3408 #define MC_CMD_LOOPBACK_XFI_WS 0x18
3409 /* enum: XFI Wireside Far. */
3410 #define MC_CMD_LOOPBACK_XFI_WS_FAR 0x19
3411 /* enum: PhyXS Wireside. */
3412 #define MC_CMD_LOOPBACK_PHYXS_WS 0x1a
3413 /* enum: PMA lanes MAC-Serdes. */
3414 #define MC_CMD_LOOPBACK_PMA_INT 0x1b
3415 /* enum: KR Serdes Parallel (Encoder). */
3416 #define MC_CMD_LOOPBACK_SD_NEAR 0x1c
3417 /* enum: KR Serdes Serial. */
3418 #define MC_CMD_LOOPBACK_SD_FAR 0x1d
3419 /* enum: PMA lanes MAC-Serdes Wireside. */
3420 #define MC_CMD_LOOPBACK_PMA_INT_WS 0x1e
3421 /* enum: KR Serdes Parallel Wireside (Full PCS). */
3422 #define MC_CMD_LOOPBACK_SD_FEP2_WS 0x1f
3423 /* enum: KR Serdes Parallel Wireside (Sym Aligner to TX). */
3424 #define MC_CMD_LOOPBACK_SD_FEP1_5_WS 0x20
3425 /* enum: KR Serdes Parallel Wireside (Deserializer to Serializer). */
3426 #define MC_CMD_LOOPBACK_SD_FEP_WS 0x21
3427 /* enum: KR Serdes Serial Wireside. */
3428 #define MC_CMD_LOOPBACK_SD_FES_WS 0x22
3429 /* enum: Near side of AOE Siena side port */
3430 #define MC_CMD_LOOPBACK_AOE_INT_NEAR 0x23
3431 /* enum: Medford Wireside datapath loopback */
3432 #define MC_CMD_LOOPBACK_DATA_WS 0x24
3433 /* enum: Force link up without setting up any physical loopback (snapper use
3434  * only)
3435  */
3436 #define MC_CMD_LOOPBACK_FORCE_EXT_LINK 0x25
3437 /* Supported loopbacks. */
3438 #define MC_CMD_GET_LOOPBACK_MODES_OUT_1G_OFST 8
3439 #define MC_CMD_GET_LOOPBACK_MODES_OUT_1G_LEN 8
3440 #define MC_CMD_GET_LOOPBACK_MODES_OUT_1G_LO_OFST 8
3441 #define MC_CMD_GET_LOOPBACK_MODES_OUT_1G_HI_OFST 12
3442 /*            Enum values, see field(s): */
3443 /*               100M */
3444 /* Supported loopbacks. */
3445 #define MC_CMD_GET_LOOPBACK_MODES_OUT_10G_OFST 16
3446 #define MC_CMD_GET_LOOPBACK_MODES_OUT_10G_LEN 8
3447 #define MC_CMD_GET_LOOPBACK_MODES_OUT_10G_LO_OFST 16
3448 #define MC_CMD_GET_LOOPBACK_MODES_OUT_10G_HI_OFST 20
3449 /*            Enum values, see field(s): */
3450 /*               100M */
3451 /* Supported loopbacks. */
3452 #define MC_CMD_GET_LOOPBACK_MODES_OUT_SUGGESTED_OFST 24
3453 #define MC_CMD_GET_LOOPBACK_MODES_OUT_SUGGESTED_LEN 8
3454 #define MC_CMD_GET_LOOPBACK_MODES_OUT_SUGGESTED_LO_OFST 24
3455 #define MC_CMD_GET_LOOPBACK_MODES_OUT_SUGGESTED_HI_OFST 28
3456 /*            Enum values, see field(s): */
3457 /*               100M */
3458 /* Supported loopbacks. */
3459 #define MC_CMD_GET_LOOPBACK_MODES_OUT_40G_OFST 32
3460 #define MC_CMD_GET_LOOPBACK_MODES_OUT_40G_LEN 8
3461 #define MC_CMD_GET_LOOPBACK_MODES_OUT_40G_LO_OFST 32
3462 #define MC_CMD_GET_LOOPBACK_MODES_OUT_40G_HI_OFST 36
3463 /*            Enum values, see field(s): */
3464 /*               100M */
3465
3466 /* MC_CMD_GET_LOOPBACK_MODES_OUT_V2 msgresponse: Supported loopback modes for
3467  * newer NICs with 25G/50G/100G support
3468  */
3469 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_LEN 64
3470 /* Supported loopbacks. */
3471 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_100M_OFST 0
3472 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_100M_LEN 8
3473 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_100M_LO_OFST 0
3474 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_100M_HI_OFST 4
3475 /* enum: None. */
3476 /*               MC_CMD_LOOPBACK_NONE 0x0 */
3477 /* enum: Data. */
3478 /*               MC_CMD_LOOPBACK_DATA 0x1 */
3479 /* enum: GMAC. */
3480 /*               MC_CMD_LOOPBACK_GMAC 0x2 */
3481 /* enum: XGMII. */
3482 /*               MC_CMD_LOOPBACK_XGMII 0x3 */
3483 /* enum: XGXS. */
3484 /*               MC_CMD_LOOPBACK_XGXS 0x4 */
3485 /* enum: XAUI. */
3486 /*               MC_CMD_LOOPBACK_XAUI 0x5 */
3487 /* enum: GMII. */
3488 /*               MC_CMD_LOOPBACK_GMII 0x6 */
3489 /* enum: SGMII. */
3490 /*               MC_CMD_LOOPBACK_SGMII 0x7 */
3491 /* enum: XGBR. */
3492 /*               MC_CMD_LOOPBACK_XGBR 0x8 */
3493 /* enum: XFI. */
3494 /*               MC_CMD_LOOPBACK_XFI 0x9 */
3495 /* enum: XAUI Far. */
3496 /*               MC_CMD_LOOPBACK_XAUI_FAR 0xa */
3497 /* enum: GMII Far. */
3498 /*               MC_CMD_LOOPBACK_GMII_FAR 0xb */
3499 /* enum: SGMII Far. */
3500 /*               MC_CMD_LOOPBACK_SGMII_FAR 0xc */
3501 /* enum: XFI Far. */
3502 /*               MC_CMD_LOOPBACK_XFI_FAR 0xd */
3503 /* enum: GPhy. */
3504 /*               MC_CMD_LOOPBACK_GPHY 0xe */
3505 /* enum: PhyXS. */
3506 /*               MC_CMD_LOOPBACK_PHYXS 0xf */
3507 /* enum: PCS. */
3508 /*               MC_CMD_LOOPBACK_PCS 0x10 */
3509 /* enum: PMA-PMD. */
3510 /*               MC_CMD_LOOPBACK_PMAPMD 0x11 */
3511 /* enum: Cross-Port. */
3512 /*               MC_CMD_LOOPBACK_XPORT 0x12 */
3513 /* enum: XGMII-Wireside. */
3514 /*               MC_CMD_LOOPBACK_XGMII_WS 0x13 */
3515 /* enum: XAUI Wireside. */
3516 /*               MC_CMD_LOOPBACK_XAUI_WS 0x14 */
3517 /* enum: XAUI Wireside Far. */
3518 /*               MC_CMD_LOOPBACK_XAUI_WS_FAR 0x15 */
3519 /* enum: XAUI Wireside near. */
3520 /*               MC_CMD_LOOPBACK_XAUI_WS_NEAR 0x16 */
3521 /* enum: GMII Wireside. */
3522 /*               MC_CMD_LOOPBACK_GMII_WS 0x17 */
3523 /* enum: XFI Wireside. */
3524 /*               MC_CMD_LOOPBACK_XFI_WS 0x18 */
3525 /* enum: XFI Wireside Far. */
3526 /*               MC_CMD_LOOPBACK_XFI_WS_FAR 0x19 */
3527 /* enum: PhyXS Wireside. */
3528 /*               MC_CMD_LOOPBACK_PHYXS_WS 0x1a */
3529 /* enum: PMA lanes MAC-Serdes. */
3530 /*               MC_CMD_LOOPBACK_PMA_INT 0x1b */
3531 /* enum: KR Serdes Parallel (Encoder). */
3532 /*               MC_CMD_LOOPBACK_SD_NEAR 0x1c */
3533 /* enum: KR Serdes Serial. */
3534 /*               MC_CMD_LOOPBACK_SD_FAR 0x1d */
3535 /* enum: PMA lanes MAC-Serdes Wireside. */
3536 /*               MC_CMD_LOOPBACK_PMA_INT_WS 0x1e */
3537 /* enum: KR Serdes Parallel Wireside (Full PCS). */
3538 /*               MC_CMD_LOOPBACK_SD_FEP2_WS 0x1f */
3539 /* enum: KR Serdes Parallel Wireside (Sym Aligner to TX). */
3540 /*               MC_CMD_LOOPBACK_SD_FEP1_5_WS 0x20 */
3541 /* enum: KR Serdes Parallel Wireside (Deserializer to Serializer). */
3542 /*               MC_CMD_LOOPBACK_SD_FEP_WS 0x21 */
3543 /* enum: KR Serdes Serial Wireside. */
3544 /*               MC_CMD_LOOPBACK_SD_FES_WS 0x22 */
3545 /* enum: Near side of AOE Siena side port */
3546 /*               MC_CMD_LOOPBACK_AOE_INT_NEAR 0x23 */
3547 /* enum: Medford Wireside datapath loopback */
3548 /*               MC_CMD_LOOPBACK_DATA_WS 0x24 */
3549 /* enum: Force link up without setting up any physical loopback (snapper use
3550  * only)
3551  */
3552 /*               MC_CMD_LOOPBACK_FORCE_EXT_LINK 0x25 */
3553 /* Supported loopbacks. */
3554 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_1G_OFST 8
3555 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_1G_LEN 8
3556 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_1G_LO_OFST 8
3557 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_1G_HI_OFST 12
3558 /*            Enum values, see field(s): */
3559 /*               100M */
3560 /* Supported loopbacks. */
3561 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_10G_OFST 16
3562 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_10G_LEN 8
3563 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_10G_LO_OFST 16
3564 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_10G_HI_OFST 20
3565 /*            Enum values, see field(s): */
3566 /*               100M */
3567 /* Supported loopbacks. */
3568 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_SUGGESTED_OFST 24
3569 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_SUGGESTED_LEN 8
3570 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_SUGGESTED_LO_OFST 24
3571 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_SUGGESTED_HI_OFST 28
3572 /*            Enum values, see field(s): */
3573 /*               100M */
3574 /* Supported loopbacks. */
3575 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_40G_OFST 32
3576 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_40G_LEN 8
3577 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_40G_LO_OFST 32
3578 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_40G_HI_OFST 36
3579 /*            Enum values, see field(s): */
3580 /*               100M */
3581 /* Supported 25G loopbacks. */
3582 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_25G_OFST 40
3583 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_25G_LEN 8
3584 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_25G_LO_OFST 40
3585 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_25G_HI_OFST 44
3586 /*            Enum values, see field(s): */
3587 /*               100M */
3588 /* Supported 50 loopbacks. */
3589 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_50G_OFST 48
3590 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_50G_LEN 8
3591 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_50G_LO_OFST 48
3592 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_50G_HI_OFST 52
3593 /*            Enum values, see field(s): */
3594 /*               100M */
3595 /* Supported 100G loopbacks. */
3596 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_100G_OFST 56
3597 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_100G_LEN 8
3598 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_100G_LO_OFST 56
3599 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_100G_HI_OFST 60
3600 /*            Enum values, see field(s): */
3601 /*               100M */
3602
3603
3604 /***********************************/
3605 /* MC_CMD_GET_LINK
3606  * Read the unified MAC/PHY link state. Locks required: None Return code: 0,
3607  * ETIME.
3608  */
3609 #define MC_CMD_GET_LINK 0x29
3610 #undef  MC_CMD_0x29_PRIVILEGE_CTG
3611
3612 #define MC_CMD_0x29_PRIVILEGE_CTG SRIOV_CTG_GENERAL
3613
3614 /* MC_CMD_GET_LINK_IN msgrequest */
3615 #define MC_CMD_GET_LINK_IN_LEN 0
3616
3617 /* MC_CMD_GET_LINK_OUT msgresponse */
3618 #define MC_CMD_GET_LINK_OUT_LEN 28
3619 /* near-side advertised capabilities */
3620 #define MC_CMD_GET_LINK_OUT_CAP_OFST 0
3621 #define MC_CMD_GET_LINK_OUT_CAP_LEN 4
3622 /* link-partner advertised capabilities */
3623 #define MC_CMD_GET_LINK_OUT_LP_CAP_OFST 4
3624 #define MC_CMD_GET_LINK_OUT_LP_CAP_LEN 4
3625 /* Autonegotiated speed in mbit/s. The link may still be down even if this
3626  * reads non-zero.
3627  */
3628 #define MC_CMD_GET_LINK_OUT_LINK_SPEED_OFST 8
3629 #define MC_CMD_GET_LINK_OUT_LINK_SPEED_LEN 4
3630 /* Current loopback setting. */
3631 #define MC_CMD_GET_LINK_OUT_LOOPBACK_MODE_OFST 12
3632 #define MC_CMD_GET_LINK_OUT_LOOPBACK_MODE_LEN 4
3633 /*            Enum values, see field(s): */
3634 /*               MC_CMD_GET_LOOPBACK_MODES/MC_CMD_GET_LOOPBACK_MODES_OUT/100M */
3635 #define MC_CMD_GET_LINK_OUT_FLAGS_OFST 16
3636 #define MC_CMD_GET_LINK_OUT_FLAGS_LEN 4
3637 #define MC_CMD_GET_LINK_OUT_LINK_UP_LBN 0
3638 #define MC_CMD_GET_LINK_OUT_LINK_UP_WIDTH 1
3639 #define MC_CMD_GET_LINK_OUT_FULL_DUPLEX_LBN 1
3640 #define MC_CMD_GET_LINK_OUT_FULL_DUPLEX_WIDTH 1
3641 #define MC_CMD_GET_LINK_OUT_BPX_LINK_LBN 2
3642 #define MC_CMD_GET_LINK_OUT_BPX_LINK_WIDTH 1
3643 #define MC_CMD_GET_LINK_OUT_PHY_LINK_LBN 3
3644 #define MC_CMD_GET_LINK_OUT_PHY_LINK_WIDTH 1
3645 #define MC_CMD_GET_LINK_OUT_LINK_FAULT_RX_LBN 6
3646 #define MC_CMD_GET_LINK_OUT_LINK_FAULT_RX_WIDTH 1
3647 #define MC_CMD_GET_LINK_OUT_LINK_FAULT_TX_LBN 7
3648 #define MC_CMD_GET_LINK_OUT_LINK_FAULT_TX_WIDTH 1
3649 /* This returns the negotiated flow control value. */
3650 #define MC_CMD_GET_LINK_OUT_FCNTL_OFST 20
3651 #define MC_CMD_GET_LINK_OUT_FCNTL_LEN 4
3652 /*            Enum values, see field(s): */
3653 /*               MC_CMD_SET_MAC/MC_CMD_SET_MAC_IN/FCNTL */
3654 #define MC_CMD_GET_LINK_OUT_MAC_FAULT_OFST 24
3655 #define MC_CMD_GET_LINK_OUT_MAC_FAULT_LEN 4
3656 #define MC_CMD_MAC_FAULT_XGMII_LOCAL_LBN 0
3657 #define MC_CMD_MAC_FAULT_XGMII_LOCAL_WIDTH 1
3658 #define MC_CMD_MAC_FAULT_XGMII_REMOTE_LBN 1
3659 #define MC_CMD_MAC_FAULT_XGMII_REMOTE_WIDTH 1
3660 #define MC_CMD_MAC_FAULT_SGMII_REMOTE_LBN 2
3661 #define MC_CMD_MAC_FAULT_SGMII_REMOTE_WIDTH 1
3662 #define MC_CMD_MAC_FAULT_PENDING_RECONFIG_LBN 3
3663 #define MC_CMD_MAC_FAULT_PENDING_RECONFIG_WIDTH 1
3664
3665
3666 /***********************************/
3667 /* MC_CMD_SET_LINK
3668  * Write the unified MAC/PHY link configuration. Locks required: None. Return
3669  * code: 0, EINVAL, ETIME
3670  */
3671 #define MC_CMD_SET_LINK 0x2a
3672 #undef  MC_CMD_0x2a_PRIVILEGE_CTG
3673
3674 #define MC_CMD_0x2a_PRIVILEGE_CTG SRIOV_CTG_LINK
3675
3676 /* MC_CMD_SET_LINK_IN msgrequest */
3677 #define MC_CMD_SET_LINK_IN_LEN 16
3678 /* ??? */
3679 #define MC_CMD_SET_LINK_IN_CAP_OFST 0
3680 #define MC_CMD_SET_LINK_IN_CAP_LEN 4
3681 /* Flags */
3682 #define MC_CMD_SET_LINK_IN_FLAGS_OFST 4
3683 #define MC_CMD_SET_LINK_IN_FLAGS_LEN 4
3684 #define MC_CMD_SET_LINK_IN_LOWPOWER_LBN 0
3685 #define MC_CMD_SET_LINK_IN_LOWPOWER_WIDTH 1
3686 #define MC_CMD_SET_LINK_IN_POWEROFF_LBN 1
3687 #define MC_CMD_SET_LINK_IN_POWEROFF_WIDTH 1
3688 #define MC_CMD_SET_LINK_IN_TXDIS_LBN 2
3689 #define MC_CMD_SET_LINK_IN_TXDIS_WIDTH 1
3690 /* Loopback mode. */
3691 #define MC_CMD_SET_LINK_IN_LOOPBACK_MODE_OFST 8
3692 #define MC_CMD_SET_LINK_IN_LOOPBACK_MODE_LEN 4
3693 /*            Enum values, see field(s): */
3694 /*               MC_CMD_GET_LOOPBACK_MODES/MC_CMD_GET_LOOPBACK_MODES_OUT/100M */
3695 /* A loopback speed of "0" is supported, and means (choose any available
3696  * speed).
3697  */
3698 #define MC_CMD_SET_LINK_IN_LOOPBACK_SPEED_OFST 12
3699 #define MC_CMD_SET_LINK_IN_LOOPBACK_SPEED_LEN 4
3700
3701 /* MC_CMD_SET_LINK_OUT msgresponse */
3702 #define MC_CMD_SET_LINK_OUT_LEN 0
3703
3704
3705 /***********************************/
3706 /* MC_CMD_SET_ID_LED
3707  * Set identification LED state. Locks required: None. Return code: 0, EINVAL
3708  */
3709 #define MC_CMD_SET_ID_LED 0x2b
3710 #undef  MC_CMD_0x2b_PRIVILEGE_CTG
3711
3712 #define MC_CMD_0x2b_PRIVILEGE_CTG SRIOV_CTG_LINK
3713
3714 /* MC_CMD_SET_ID_LED_IN msgrequest */
3715 #define MC_CMD_SET_ID_LED_IN_LEN 4
3716 /* Set LED state. */
3717 #define MC_CMD_SET_ID_LED_IN_STATE_OFST 0
3718 #define MC_CMD_SET_ID_LED_IN_STATE_LEN 4
3719 #define MC_CMD_LED_OFF 0x0 /* enum */
3720 #define MC_CMD_LED_ON 0x1 /* enum */
3721 #define MC_CMD_LED_DEFAULT 0x2 /* enum */
3722
3723 /* MC_CMD_SET_ID_LED_OUT msgresponse */
3724 #define MC_CMD_SET_ID_LED_OUT_LEN 0
3725
3726
3727 /***********************************/
3728 /* MC_CMD_SET_MAC
3729  * Set MAC configuration. Locks required: None. Return code: 0, EINVAL
3730  */
3731 #define MC_CMD_SET_MAC 0x2c
3732 #undef  MC_CMD_0x2c_PRIVILEGE_CTG
3733
3734 #define MC_CMD_0x2c_PRIVILEGE_CTG SRIOV_CTG_GENERAL
3735
3736 /* MC_CMD_SET_MAC_IN msgrequest */
3737 #define MC_CMD_SET_MAC_IN_LEN 28
3738 /* The MTU is the MTU programmed directly into the XMAC/GMAC (inclusive of
3739  * EtherII, VLAN, bug16011 padding).
3740  */
3741 #define MC_CMD_SET_MAC_IN_MTU_OFST 0
3742 #define MC_CMD_SET_MAC_IN_MTU_LEN 4
3743 #define MC_CMD_SET_MAC_IN_DRAIN_OFST 4
3744 #define MC_CMD_SET_MAC_IN_DRAIN_LEN 4
3745 #define MC_CMD_SET_MAC_IN_ADDR_OFST 8
3746 #define MC_CMD_SET_MAC_IN_ADDR_LEN 8
3747 #define MC_CMD_SET_MAC_IN_ADDR_LO_OFST 8
3748 #define MC_CMD_SET_MAC_IN_ADDR_HI_OFST 12
3749 #define MC_CMD_SET_MAC_IN_REJECT_OFST 16
3750 #define MC_CMD_SET_MAC_IN_REJECT_LEN 4
3751 #define MC_CMD_SET_MAC_IN_REJECT_UNCST_LBN 0
3752 #define MC_CMD_SET_MAC_IN_REJECT_UNCST_WIDTH 1
3753 #define MC_CMD_SET_MAC_IN_REJECT_BRDCST_LBN 1
3754 #define MC_CMD_SET_MAC_IN_REJECT_BRDCST_WIDTH 1
3755 #define MC_CMD_SET_MAC_IN_FCNTL_OFST 20
3756 #define MC_CMD_SET_MAC_IN_FCNTL_LEN 4
3757 /* enum: Flow control is off. */
3758 #define MC_CMD_FCNTL_OFF 0x0
3759 /* enum: Respond to flow control. */
3760 #define MC_CMD_FCNTL_RESPOND 0x1
3761 /* enum: Respond to and Issue flow control. */
3762 #define MC_CMD_FCNTL_BIDIR 0x2
3763 /* enum: Auto neg flow control. */
3764 #define MC_CMD_FCNTL_AUTO 0x3
3765 /* enum: Priority flow control (eftest builds only). */
3766 #define MC_CMD_FCNTL_QBB 0x4
3767 /* enum: Issue flow control. */
3768 #define MC_CMD_FCNTL_GENERATE 0x5
3769 #define MC_CMD_SET_MAC_IN_FLAGS_OFST 24
3770 #define MC_CMD_SET_MAC_IN_FLAGS_LEN 4
3771 #define MC_CMD_SET_MAC_IN_FLAG_INCLUDE_FCS_LBN 0
3772 #define MC_CMD_SET_MAC_IN_FLAG_INCLUDE_FCS_WIDTH 1
3773
3774 /* MC_CMD_SET_MAC_EXT_IN msgrequest */
3775 #define MC_CMD_SET_MAC_EXT_IN_LEN 32
3776 /* The MTU is the MTU programmed directly into the XMAC/GMAC (inclusive of
3777  * EtherII, VLAN, bug16011 padding).
3778  */
3779 #define MC_CMD_SET_MAC_EXT_IN_MTU_OFST 0
3780 #define MC_CMD_SET_MAC_EXT_IN_MTU_LEN 4
3781 #define MC_CMD_SET_MAC_EXT_IN_DRAIN_OFST 4
3782 #define MC_CMD_SET_MAC_EXT_IN_DRAIN_LEN 4
3783 #define MC_CMD_SET_MAC_EXT_IN_ADDR_OFST 8
3784 #define MC_CMD_SET_MAC_EXT_IN_ADDR_LEN 8
3785 #define MC_CMD_SET_MAC_EXT_IN_ADDR_LO_OFST 8
3786 #define MC_CMD_SET_MAC_EXT_IN_ADDR_HI_OFST 12
3787 #define MC_CMD_SET_MAC_EXT_IN_REJECT_OFST 16
3788 #define MC_CMD_SET_MAC_EXT_IN_REJECT_LEN 4
3789 #define MC_CMD_SET_MAC_EXT_IN_REJECT_UNCST_LBN 0
3790 #define MC_CMD_SET_MAC_EXT_IN_REJECT_UNCST_WIDTH 1
3791 #define MC_CMD_SET_MAC_EXT_IN_REJECT_BRDCST_LBN 1
3792 #define MC_CMD_SET_MAC_EXT_IN_REJECT_BRDCST_WIDTH 1
3793 #define MC_CMD_SET_MAC_EXT_IN_FCNTL_OFST 20
3794 #define MC_CMD_SET_MAC_EXT_IN_FCNTL_LEN 4
3795 /* enum: Flow control is off. */
3796 /*               MC_CMD_FCNTL_OFF 0x0 */
3797 /* enum: Respond to flow control. */
3798 /*               MC_CMD_FCNTL_RESPOND 0x1 */
3799 /* enum: Respond to and Issue flow control. */
3800 /*               MC_CMD_FCNTL_BIDIR 0x2 */
3801 /* enum: Auto neg flow control. */
3802 /*               MC_CMD_FCNTL_AUTO 0x3 */
3803 /* enum: Priority flow control (eftest builds only). */
3804 /*               MC_CMD_FCNTL_QBB 0x4 */
3805 /* enum: Issue flow control. */
3806 /*               MC_CMD_FCNTL_GENERATE 0x5 */
3807 #define MC_CMD_SET_MAC_EXT_IN_FLAGS_OFST 24
3808 #define MC_CMD_SET_MAC_EXT_IN_FLAGS_LEN 4
3809 #define MC_CMD_SET_MAC_EXT_IN_FLAG_INCLUDE_FCS_LBN 0
3810 #define MC_CMD_SET_MAC_EXT_IN_FLAG_INCLUDE_FCS_WIDTH 1
3811 /* Select which parameters to configure. A parameter will only be modified if
3812  * the corresponding control flag is set. If SET_MAC_ENHANCED is not set in
3813  * capabilities then this field is ignored (and all flags are assumed to be
3814  * set).
3815  */
3816 #define MC_CMD_SET_MAC_EXT_IN_CONTROL_OFST 28
3817 #define MC_CMD_SET_MAC_EXT_IN_CONTROL_LEN 4
3818 #define MC_CMD_SET_MAC_EXT_IN_CFG_MTU_LBN 0
3819 #define MC_CMD_SET_MAC_EXT_IN_CFG_MTU_WIDTH 1
3820 #define MC_CMD_SET_MAC_EXT_IN_CFG_DRAIN_LBN 1
3821 #define MC_CMD_SET_MAC_EXT_IN_CFG_DRAIN_WIDTH 1
3822 #define MC_CMD_SET_MAC_EXT_IN_CFG_REJECT_LBN 2
3823 #define MC_CMD_SET_MAC_EXT_IN_CFG_REJECT_WIDTH 1
3824 #define MC_CMD_SET_MAC_EXT_IN_CFG_FCNTL_LBN 3
3825 #define MC_CMD_SET_MAC_EXT_IN_CFG_FCNTL_WIDTH 1
3826 #define MC_CMD_SET_MAC_EXT_IN_CFG_FCS_LBN 4
3827 #define MC_CMD_SET_MAC_EXT_IN_CFG_FCS_WIDTH 1
3828
3829 /* MC_CMD_SET_MAC_OUT msgresponse */
3830 #define MC_CMD_SET_MAC_OUT_LEN 0
3831
3832 /* MC_CMD_SET_MAC_V2_OUT msgresponse */
3833 #define MC_CMD_SET_MAC_V2_OUT_LEN 4
3834 /* MTU as configured after processing the request. See comment at
3835  * MC_CMD_SET_MAC_IN/MTU. To query MTU without doing any changes, set CONTROL
3836  * to 0.
3837  */
3838 #define MC_CMD_SET_MAC_V2_OUT_MTU_OFST 0
3839 #define MC_CMD_SET_MAC_V2_OUT_MTU_LEN 4
3840
3841
3842 /***********************************/
3843 /* MC_CMD_PHY_STATS
3844  * Get generic PHY statistics. This call returns the statistics for a generic
3845  * PHY in a sparse array (indexed by the enumerate). Each value is represented
3846  * by a 32bit number. If the DMA_ADDR is 0, then no DMA is performed, and the
3847  * statistics may be read from the message response. If DMA_ADDR != 0, then the
3848  * statistics are dmad to that (page-aligned location). Locks required: None.
3849  * Returns: 0, ETIME
3850  */
3851 #define MC_CMD_PHY_STATS 0x2d
3852 #undef  MC_CMD_0x2d_PRIVILEGE_CTG
3853
3854 #define MC_CMD_0x2d_PRIVILEGE_CTG SRIOV_CTG_LINK
3855
3856 /* MC_CMD_PHY_STATS_IN msgrequest */
3857 #define MC_CMD_PHY_STATS_IN_LEN 8
3858 /* ??? */
3859 #define MC_CMD_PHY_STATS_IN_DMA_ADDR_OFST 0
3860 #define MC_CMD_PHY_STATS_IN_DMA_ADDR_LEN 8
3861 #define MC_CMD_PHY_STATS_IN_DMA_ADDR_LO_OFST 0
3862 #define MC_CMD_PHY_STATS_IN_DMA_ADDR_HI_OFST 4
3863
3864 /* MC_CMD_PHY_STATS_OUT_DMA msgresponse */
3865 #define MC_CMD_PHY_STATS_OUT_DMA_LEN 0
3866
3867 /* MC_CMD_PHY_STATS_OUT_NO_DMA msgresponse */
3868 #define MC_CMD_PHY_STATS_OUT_NO_DMA_LEN (((MC_CMD_PHY_NSTATS*32))>>3)
3869 #define MC_CMD_PHY_STATS_OUT_NO_DMA_STATISTICS_OFST 0
3870 #define MC_CMD_PHY_STATS_OUT_NO_DMA_STATISTICS_LEN 4
3871 #define MC_CMD_PHY_STATS_OUT_NO_DMA_STATISTICS_NUM MC_CMD_PHY_NSTATS
3872 /* enum: OUI. */
3873 #define MC_CMD_OUI 0x0
3874 /* enum: PMA-PMD Link Up. */
3875 #define MC_CMD_PMA_PMD_LINK_UP 0x1
3876 /* enum: PMA-PMD RX Fault. */
3877 #define MC_CMD_PMA_PMD_RX_FAULT 0x2
3878 /* enum: PMA-PMD TX Fault. */
3879 #define MC_CMD_PMA_PMD_TX_FAULT 0x3
3880 /* enum: PMA-PMD Signal */
3881 #define MC_CMD_PMA_PMD_SIGNAL 0x4
3882 /* enum: PMA-PMD SNR A. */
3883 #define MC_CMD_PMA_PMD_SNR_A 0x5
3884 /* enum: PMA-PMD SNR B. */
3885 #define MC_CMD_PMA_PMD_SNR_B 0x6
3886 /* enum: PMA-PMD SNR C. */
3887 #define MC_CMD_PMA_PMD_SNR_C 0x7
3888 /* enum: PMA-PMD SNR D. */
3889 #define MC_CMD_PMA_PMD_SNR_D 0x8
3890 /* enum: PCS Link Up. */
3891 #define MC_CMD_PCS_LINK_UP 0x9
3892 /* enum: PCS RX Fault. */
3893 #define MC_CMD_PCS_RX_FAULT 0xa
3894 /* enum: PCS TX Fault. */
3895 #define MC_CMD_PCS_TX_FAULT 0xb
3896 /* enum: PCS BER. */
3897 #define MC_CMD_PCS_BER 0xc
3898 /* enum: PCS Block Errors. */
3899 #define MC_CMD_PCS_BLOCK_ERRORS 0xd
3900 /* enum: PhyXS Link Up. */
3901 #define MC_CMD_PHYXS_LINK_UP 0xe
3902 /* enum: PhyXS RX Fault. */
3903 #define MC_CMD_PHYXS_RX_FAULT 0xf
3904 /* enum: PhyXS TX Fault. */
3905 #define MC_CMD_PHYXS_TX_FAULT 0x10
3906 /* enum: PhyXS Align. */
3907 #define MC_CMD_PHYXS_ALIGN 0x11
3908 /* enum: PhyXS Sync. */
3909 #define MC_CMD_PHYXS_SYNC 0x12
3910 /* enum: AN link-up. */
3911 #define MC_CMD_AN_LINK_UP 0x13
3912 /* enum: AN Complete. */
3913 #define MC_CMD_AN_COMPLETE 0x14
3914 /* enum: AN 10GBaseT Status. */
3915 #define MC_CMD_AN_10GBT_STATUS 0x15
3916 /* enum: Clause 22 Link-Up. */
3917 #define MC_CMD_CL22_LINK_UP 0x16
3918 /* enum: (Last entry) */
3919 #define MC_CMD_PHY_NSTATS 0x17
3920
3921
3922 /***********************************/
3923 /* MC_CMD_MAC_STATS
3924  * Get generic MAC statistics. This call returns unified statistics maintained
3925  * by the MC as it switches between the GMAC and XMAC. The MC will write out
3926  * all supported stats. The driver should zero initialise the buffer to
3927  * guarantee consistent results. If the DMA_ADDR is 0, then no DMA is
3928  * performed, and the statistics may be read from the message response. If
3929  * DMA_ADDR != 0, then the statistics are dmad to that (page-aligned location).
3930  * Locks required: None. The PERIODIC_CLEAR option is not used and now has no
3931  * effect. Returns: 0, ETIME
3932  */
3933 #define MC_CMD_MAC_STATS 0x2e
3934 #undef  MC_CMD_0x2e_PRIVILEGE_CTG
3935
3936 #define MC_CMD_0x2e_PRIVILEGE_CTG SRIOV_CTG_GENERAL
3937
3938 /* MC_CMD_MAC_STATS_IN msgrequest */
3939 #define MC_CMD_MAC_STATS_IN_LEN 20
3940 /* ??? */
3941 #define MC_CMD_MAC_STATS_IN_DMA_ADDR_OFST 0
3942 #define MC_CMD_MAC_STATS_IN_DMA_ADDR_LEN 8
3943 #define MC_CMD_MAC_STATS_IN_DMA_ADDR_LO_OFST 0
3944 #define MC_CMD_MAC_STATS_IN_DMA_ADDR_HI_OFST 4
3945 #define MC_CMD_MAC_STATS_IN_CMD_OFST 8
3946 #define MC_CMD_MAC_STATS_IN_CMD_LEN 4
3947 #define MC_CMD_MAC_STATS_IN_DMA_LBN 0
3948 #define MC_CMD_MAC_STATS_IN_DMA_WIDTH 1
3949 #define MC_CMD_MAC_STATS_IN_CLEAR_LBN 1
3950 #define MC_CMD_MAC_STATS_IN_CLEAR_WIDTH 1
3951 #define MC_CMD_MAC_STATS_IN_PERIODIC_CHANGE_LBN 2
3952 #define MC_CMD_MAC_STATS_IN_PERIODIC_CHANGE_WIDTH 1
3953 #define MC_CMD_MAC_STATS_IN_PERIODIC_ENABLE_LBN 3
3954 #define MC_CMD_MAC_STATS_IN_PERIODIC_ENABLE_WIDTH 1
3955 #define MC_CMD_MAC_STATS_IN_PERIODIC_CLEAR_LBN 4
3956 #define MC_CMD_MAC_STATS_IN_PERIODIC_CLEAR_WIDTH 1
3957 #define MC_CMD_MAC_STATS_IN_PERIODIC_NOEVENT_LBN 5
3958 #define MC_CMD_MAC_STATS_IN_PERIODIC_NOEVENT_WIDTH 1
3959 #define MC_CMD_MAC_STATS_IN_PERIOD_MS_LBN 16
3960 #define MC_CMD_MAC_STATS_IN_PERIOD_MS_WIDTH 16
3961 /* DMA length. Should be set to MAC_STATS_NUM_STATS * sizeof(uint64_t), as
3962  * returned by MC_CMD_GET_CAPABILITIES_V4_OUT. For legacy firmware not
3963  * supporting MC_CMD_GET_CAPABILITIES_V4_OUT, DMA_LEN should be set to
3964  * MC_CMD_MAC_NSTATS * sizeof(uint64_t)
3965  */
3966 #define MC_CMD_MAC_STATS_IN_DMA_LEN_OFST 12
3967 #define MC_CMD_MAC_STATS_IN_DMA_LEN_LEN 4
3968 /* port id so vadapter stats can be provided */
3969 #define MC_CMD_MAC_STATS_IN_PORT_ID_OFST 16
3970 #define MC_CMD_MAC_STATS_IN_PORT_ID_LEN 4
3971
3972 /* MC_CMD_MAC_STATS_OUT_DMA msgresponse */
3973 #define MC_CMD_MAC_STATS_OUT_DMA_LEN 0
3974
3975 /* MC_CMD_MAC_STATS_OUT_NO_DMA msgresponse */
3976 #define MC_CMD_MAC_STATS_OUT_NO_DMA_LEN (((MC_CMD_MAC_NSTATS*64))>>3)
3977 #define MC_CMD_MAC_STATS_OUT_NO_DMA_STATISTICS_OFST 0
3978 #define MC_CMD_MAC_STATS_OUT_NO_DMA_STATISTICS_LEN 8
3979 #define MC_CMD_MAC_STATS_OUT_NO_DMA_STATISTICS_LO_OFST 0
3980 #define MC_CMD_MAC_STATS_OUT_NO_DMA_STATISTICS_HI_OFST 4
3981 #define MC_CMD_MAC_STATS_OUT_NO_DMA_STATISTICS_NUM MC_CMD_MAC_NSTATS
3982 #define MC_CMD_MAC_GENERATION_START 0x0 /* enum */
3983 #define MC_CMD_MAC_DMABUF_START 0x1 /* enum */
3984 #define MC_CMD_MAC_TX_PKTS 0x1 /* enum */
3985 #define MC_CMD_MAC_TX_PAUSE_PKTS 0x2 /* enum */
3986 #define MC_CMD_MAC_TX_CONTROL_PKTS 0x3 /* enum */
3987 #define MC_CMD_MAC_TX_UNICAST_PKTS 0x4 /* enum */
3988 #define MC_CMD_MAC_TX_MULTICAST_PKTS 0x5 /* enum */
3989 #define MC_CMD_MAC_TX_BROADCAST_PKTS 0x6 /* enum */
3990 #define MC_CMD_MAC_TX_BYTES 0x7 /* enum */
3991 #define MC_CMD_MAC_TX_BAD_BYTES 0x8 /* enum */
3992 #define MC_CMD_MAC_TX_LT64_PKTS 0x9 /* enum */
3993 #define MC_CMD_MAC_TX_64_PKTS 0xa /* enum */
3994 #define MC_CMD_MAC_TX_65_TO_127_PKTS 0xb /* enum */
3995 #define MC_CMD_MAC_TX_128_TO_255_PKTS 0xc /* enum */
3996 #define MC_CMD_MAC_TX_256_TO_511_PKTS 0xd /* enum */
3997 #define MC_CMD_MAC_TX_512_TO_1023_PKTS 0xe /* enum */
3998 #define MC_CMD_MAC_TX_1024_TO_15XX_PKTS 0xf /* enum */
3999 #define MC_CMD_MAC_TX_15XX_TO_JUMBO_PKTS 0x10 /* enum */
4000 #define MC_CMD_MAC_TX_GTJUMBO_PKTS 0x11 /* enum */
4001 #define MC_CMD_MAC_TX_BAD_FCS_PKTS 0x12 /* enum */
4002 #define MC_CMD_MAC_TX_SINGLE_COLLISION_PKTS 0x13 /* enum */
4003 #define MC_CMD_MAC_TX_MULTIPLE_COLLISION_PKTS 0x14 /* enum */
4004 #define MC_CMD_MAC_TX_EXCESSIVE_COLLISION_PKTS 0x15 /* enum */
4005 #define MC_CMD_MAC_TX_LATE_COLLISION_PKTS 0x16 /* enum */
4006 #define MC_CMD_MAC_TX_DEFERRED_PKTS 0x17 /* enum */
4007 #define MC_CMD_MAC_TX_EXCESSIVE_DEFERRED_PKTS 0x18 /* enum */
4008 #define MC_CMD_MAC_TX_NON_TCPUDP_PKTS 0x19 /* enum */
4009 #define MC_CMD_MAC_TX_MAC_SRC_ERR_PKTS 0x1a /* enum */
4010 #define MC_CMD_MAC_TX_IP_SRC_ERR_PKTS 0x1b /* enum */
4011 #define MC_CMD_MAC_RX_PKTS 0x1c /* enum */
4012 #define MC_CMD_MAC_RX_PAUSE_PKTS 0x1d /* enum */
4013 #define MC_CMD_MAC_RX_GOOD_PKTS 0x1e /* enum */
4014 #define MC_CMD_MAC_RX_CONTROL_PKTS 0x1f /* enum */
4015 #define MC_CMD_MAC_RX_UNICAST_PKTS 0x20 /* enum */
4016 #define MC_CMD_MAC_RX_MULTICAST_PKTS 0x21 /* enum */
4017 #define MC_CMD_MAC_RX_BROADCAST_PKTS 0x22 /* enum */
4018 #define MC_CMD_MAC_RX_BYTES 0x23 /* enum */
4019 #define MC_CMD_MAC_RX_BAD_BYTES 0x24 /* enum */
4020 #define MC_CMD_MAC_RX_64_PKTS 0x25 /* enum */
4021 #define MC_CMD_MAC_RX_65_TO_127_PKTS 0x26 /* enum */
4022 #define MC_CMD_MAC_RX_128_TO_255_PKTS 0x27 /* enum */
4023 #define MC_CMD_MAC_RX_256_TO_511_PKTS 0x28 /* enum */
4024 #define MC_CMD_MAC_RX_512_TO_1023_PKTS 0x29 /* enum */
4025 #define MC_CMD_MAC_RX_1024_TO_15XX_PKTS 0x2a /* enum */
4026 #define MC_CMD_MAC_RX_15XX_TO_JUMBO_PKTS 0x2b /* enum */
4027 #define MC_CMD_MAC_RX_GTJUMBO_PKTS 0x2c /* enum */
4028 #define MC_CMD_MAC_RX_UNDERSIZE_PKTS 0x2d /* enum */
4029 #define MC_CMD_MAC_RX_BAD_FCS_PKTS 0x2e /* enum */
4030 #define MC_CMD_MAC_RX_OVERFLOW_PKTS 0x2f /* enum */
4031 #define MC_CMD_MAC_RX_FALSE_CARRIER_PKTS 0x30 /* enum */
4032 #define MC_CMD_MAC_RX_SYMBOL_ERROR_PKTS 0x31 /* enum */
4033 #define MC_CMD_MAC_RX_ALIGN_ERROR_PKTS 0x32 /* enum */
4034 #define MC_CMD_MAC_RX_LENGTH_ERROR_PKTS 0x33 /* enum */
4035 #define MC_CMD_MAC_RX_INTERNAL_ERROR_PKTS 0x34 /* enum */
4036 #define MC_CMD_MAC_RX_JABBER_PKTS 0x35 /* enum */
4037 #define MC_CMD_MAC_RX_NODESC_DROPS 0x36 /* enum */
4038 #define MC_CMD_MAC_RX_LANES01_CHAR_ERR 0x37 /* enum */
4039 #define MC_CMD_MAC_RX_LANES23_CHAR_ERR 0x38 /* enum */
4040 #define MC_CMD_MAC_RX_LANES01_DISP_ERR 0x39 /* enum */
4041 #define MC_CMD_MAC_RX_LANES23_DISP_ERR 0x3a /* enum */
4042 #define MC_CMD_MAC_RX_MATCH_FAULT 0x3b /* enum */
4043 /* enum: PM trunc_bb_overflow counter. Valid for EF10 with PM_AND_RXDP_COUNTERS
4044  * capability only.
4045  */
4046 #define MC_CMD_MAC_PM_TRUNC_BB_OVERFLOW 0x3c
4047 /* enum: PM discard_bb_overflow counter. Valid for EF10 with
4048  * PM_AND_RXDP_COUNTERS capability only.
4049  */
4050 #define MC_CMD_MAC_PM_DISCARD_BB_OVERFLOW 0x3d
4051 /* enum: PM trunc_vfifo_full counter. Valid for EF10 with PM_AND_RXDP_COUNTERS
4052  * capability only.
4053  */
4054 #define MC_CMD_MAC_PM_TRUNC_VFIFO_FULL 0x3e
4055 /* enum: PM discard_vfifo_full counter. Valid for EF10 with
4056  * PM_AND_RXDP_COUNTERS capability only.
4057  */
4058 #define MC_CMD_MAC_PM_DISCARD_VFIFO_FULL 0x3f
4059 /* enum: PM trunc_qbb counter. Valid for EF10 with PM_AND_RXDP_COUNTERS
4060  * capability only.
4061  */
4062 #define MC_CMD_MAC_PM_TRUNC_QBB 0x40
4063 /* enum: PM discard_qbb counter. Valid for EF10 with PM_AND_RXDP_COUNTERS
4064  * capability only.
4065  */
4066 #define MC_CMD_MAC_PM_DISCARD_QBB 0x41
4067 /* enum: PM discard_mapping counter. Valid for EF10 with PM_AND_RXDP_COUNTERS
4068  * capability only.
4069  */
4070 #define MC_CMD_MAC_PM_DISCARD_MAPPING 0x42
4071 /* enum: RXDP counter: Number of packets dropped due to the queue being
4072  * disabled. Valid for EF10 with PM_AND_RXDP_COUNTERS capability only.
4073  */
4074 #define MC_CMD_MAC_RXDP_Q_DISABLED_PKTS 0x43
4075 /* enum: RXDP counter: Number of packets dropped by the DICPU. Valid for EF10
4076  * with PM_AND_RXDP_COUNTERS capability only.
4077  */
4078 #define MC_CMD_MAC_RXDP_DI_DROPPED_PKTS 0x45
4079 /* enum: RXDP counter: Number of non-host packets. Valid for EF10 with
4080  * PM_AND_RXDP_COUNTERS capability only.
4081  */
4082 #define MC_CMD_MAC_RXDP_STREAMING_PKTS 0x46
4083 /* enum: RXDP counter: Number of times an hlb descriptor fetch was performed.
4084  * Valid for EF10 with PM_AND_RXDP_COUNTERS capability only.
4085  */
4086 #define MC_CMD_MAC_RXDP_HLB_FETCH_CONDITIONS 0x47
4087 /* enum: RXDP counter: Number of times the DPCPU waited for an existing
4088  * descriptor fetch. Valid for EF10 with PM_AND_RXDP_COUNTERS capability only.
4089  */
4090 #define MC_CMD_MAC_RXDP_HLB_WAIT_CONDITIONS 0x48
4091 #define MC_CMD_MAC_VADAPTER_RX_DMABUF_START 0x4c /* enum */
4092 #define MC_CMD_MAC_VADAPTER_RX_UNICAST_PACKETS 0x4c /* enum */
4093 #define MC_CMD_MAC_VADAPTER_RX_UNICAST_BYTES 0x4d /* enum */
4094 #define MC_CMD_MAC_VADAPTER_RX_MULTICAST_PACKETS 0x4e /* enum */
4095 #define MC_CMD_MAC_VADAPTER_RX_MULTICAST_BYTES 0x4f /* enum */
4096 #define MC_CMD_MAC_VADAPTER_RX_BROADCAST_PACKETS 0x50 /* enum */
4097 #define MC_CMD_MAC_VADAPTER_RX_BROADCAST_BYTES 0x51 /* enum */
4098 #define MC_CMD_MAC_VADAPTER_RX_BAD_PACKETS 0x52 /* enum */
4099 #define MC_CMD_MAC_VADAPTER_RX_BAD_BYTES 0x53 /* enum */
4100 #define MC_CMD_MAC_VADAPTER_RX_OVERFLOW 0x54 /* enum */
4101 #define MC_CMD_MAC_VADAPTER_TX_DMABUF_START 0x57 /* enum */
4102 #define MC_CMD_MAC_VADAPTER_TX_UNICAST_PACKETS 0x57 /* enum */
4103 #define MC_CMD_MAC_VADAPTER_TX_UNICAST_BYTES 0x58 /* enum */
4104 #define MC_CMD_MAC_VADAPTER_TX_MULTICAST_PACKETS 0x59 /* enum */
4105 #define MC_CMD_MAC_VADAPTER_TX_MULTICAST_BYTES 0x5a /* enum */
4106 #define MC_CMD_MAC_VADAPTER_TX_BROADCAST_PACKETS 0x5b /* enum */
4107 #define MC_CMD_MAC_VADAPTER_TX_BROADCAST_BYTES 0x5c /* enum */
4108 #define MC_CMD_MAC_VADAPTER_TX_BAD_PACKETS 0x5d /* enum */
4109 #define MC_CMD_MAC_VADAPTER_TX_BAD_BYTES 0x5e /* enum */
4110 #define MC_CMD_MAC_VADAPTER_TX_OVERFLOW 0x5f /* enum */
4111 /* enum: Start of GMAC stats buffer space, for Siena only. */
4112 #define MC_CMD_GMAC_DMABUF_START 0x40
4113 /* enum: End of GMAC stats buffer space, for Siena only. */
4114 #define MC_CMD_GMAC_DMABUF_END 0x5f
4115 /* enum: GENERATION_END value, used together with GENERATION_START to verify
4116  * consistency of DMAd data. For legacy firmware / drivers without extended
4117  * stats (more precisely, when DMA_LEN == MC_CMD_MAC_NSTATS *
4118  * sizeof(uint64_t)), this entry holds the GENERATION_END value. Otherwise,
4119  * this value is invalid/ reserved and GENERATION_END is written as the last
4120  * 64-bit word of the DMA buffer (at DMA_LEN - sizeof(uint64_t)). Note that
4121  * this is consistent with the legacy behaviour, in the sense that entry 96 is
4122  * the last 64-bit word in the buffer when DMA_LEN == MC_CMD_MAC_NSTATS *
4123  * sizeof(uint64_t). See SF-109306-TC, Section 9.2 for details.
4124  */
4125 #define MC_CMD_MAC_GENERATION_END 0x60
4126 #define MC_CMD_MAC_NSTATS 0x61 /* enum */
4127
4128 /* MC_CMD_MAC_STATS_V2_OUT_DMA msgresponse */
4129 #define MC_CMD_MAC_STATS_V2_OUT_DMA_LEN 0
4130
4131 /* MC_CMD_MAC_STATS_V2_OUT_NO_DMA msgresponse */
4132 #define MC_CMD_MAC_STATS_V2_OUT_NO_DMA_LEN (((MC_CMD_MAC_NSTATS_V2*64))>>3)
4133 #define MC_CMD_MAC_STATS_V2_OUT_NO_DMA_STATISTICS_OFST 0
4134 #define MC_CMD_MAC_STATS_V2_OUT_NO_DMA_STATISTICS_LEN 8
4135 #define MC_CMD_MAC_STATS_V2_OUT_NO_DMA_STATISTICS_LO_OFST 0
4136 #define MC_CMD_MAC_STATS_V2_OUT_NO_DMA_STATISTICS_HI_OFST 4
4137 #define MC_CMD_MAC_STATS_V2_OUT_NO_DMA_STATISTICS_NUM MC_CMD_MAC_NSTATS_V2
4138 /* enum: Start of FEC stats buffer space, Medford2 and up */
4139 #define MC_CMD_MAC_FEC_DMABUF_START 0x61
4140 /* enum: Number of uncorrected FEC codewords on link (RS-FEC only for Medford2)
4141  */
4142 #define MC_CMD_MAC_FEC_UNCORRECTED_ERRORS 0x61
4143 /* enum: Number of corrected FEC codewords on link (RS-FEC only for Medford2)
4144  */
4145 #define MC_CMD_MAC_FEC_CORRECTED_ERRORS 0x62
4146 /* enum: Number of corrected 10-bit symbol errors, lane 0 (RS-FEC only) */
4147 #define MC_CMD_MAC_FEC_CORRECTED_SYMBOLS_LANE0 0x63
4148 /* enum: Number of corrected 10-bit symbol errors, lane 1 (RS-FEC only) */
4149 #define MC_CMD_MAC_FEC_CORRECTED_SYMBOLS_LANE1 0x64
4150 /* enum: Number of corrected 10-bit symbol errors, lane 2 (RS-FEC only) */
4151 #define MC_CMD_MAC_FEC_CORRECTED_SYMBOLS_LANE2 0x65
4152 /* enum: Number of corrected 10-bit symbol errors, lane 3 (RS-FEC only) */
4153 #define MC_CMD_MAC_FEC_CORRECTED_SYMBOLS_LANE3 0x66
4154 /* enum: This includes the space at offset 103 which is the final
4155  * GENERATION_END in a MAC_STATS_V2 response and otherwise unused.
4156  */
4157 #define MC_CMD_MAC_NSTATS_V2 0x68
4158 /*            Other enum values, see field(s): */
4159 /*               MC_CMD_MAC_STATS_OUT_NO_DMA/STATISTICS */
4160
4161 /* MC_CMD_MAC_STATS_V3_OUT_DMA msgresponse */
4162 #define MC_CMD_MAC_STATS_V3_OUT_DMA_LEN 0
4163
4164 /* MC_CMD_MAC_STATS_V3_OUT_NO_DMA msgresponse */
4165 #define MC_CMD_MAC_STATS_V3_OUT_NO_DMA_LEN (((MC_CMD_MAC_NSTATS_V3*64))>>3)
4166 #define MC_CMD_MAC_STATS_V3_OUT_NO_DMA_STATISTICS_OFST 0
4167 #define MC_CMD_MAC_STATS_V3_OUT_NO_DMA_STATISTICS_LEN 8
4168 #define MC_CMD_MAC_STATS_V3_OUT_NO_DMA_STATISTICS_LO_OFST 0
4169 #define MC_CMD_MAC_STATS_V3_OUT_NO_DMA_STATISTICS_HI_OFST 4
4170 #define MC_CMD_MAC_STATS_V3_OUT_NO_DMA_STATISTICS_NUM MC_CMD_MAC_NSTATS_V3
4171 /* enum: Start of CTPIO stats buffer space, Medford2 and up */
4172 #define MC_CMD_MAC_CTPIO_DMABUF_START 0x68
4173 /* enum: Number of CTPIO fallbacks because a DMA packet was in progress on the
4174  * target VI
4175  */
4176 #define MC_CMD_MAC_CTPIO_VI_BUSY_FALLBACK 0x68
4177 /* enum: Number of times a CTPIO send wrote beyond frame end (informational
4178  * only)
4179  */
4180 #define MC_CMD_MAC_CTPIO_LONG_WRITE_SUCCESS 0x69
4181 /* enum: Number of CTPIO failures because the TX doorbell was written before
4182  * the end of the frame data
4183  */
4184 #define MC_CMD_MAC_CTPIO_MISSING_DBELL_FAIL 0x6a
4185 /* enum: Number of CTPIO failures because the internal FIFO overflowed */
4186 #define MC_CMD_MAC_CTPIO_OVERFLOW_FAIL 0x6b
4187 /* enum: Number of CTPIO failures because the host did not deliver data fast
4188  * enough to avoid MAC underflow
4189  */
4190 #define MC_CMD_MAC_CTPIO_UNDERFLOW_FAIL 0x6c
4191 /* enum: Number of CTPIO failures because the host did not deliver all the
4192  * frame data within the timeout
4193  */
4194 #define MC_CMD_MAC_CTPIO_TIMEOUT_FAIL 0x6d
4195 /* enum: Number of CTPIO failures because the frame data arrived out of order
4196  * or with gaps
4197  */
4198 #define MC_CMD_MAC_CTPIO_NONCONTIG_WR_FAIL 0x6e
4199 /* enum: Number of CTPIO failures because the host started a new frame before
4200  * completing the previous one
4201  */
4202 #define MC_CMD_MAC_CTPIO_FRM_CLOBBER_FAIL 0x6f
4203 /* enum: Number of CTPIO failures because a write was not a multiple of 32 bits
4204  * or not 32-bit aligned
4205  */
4206 #define MC_CMD_MAC_CTPIO_INVALID_WR_FAIL 0x70
4207 /* enum: Number of CTPIO fallbacks because another VI on the same port was
4208  * sending a CTPIO frame
4209  */
4210 #define MC_CMD_MAC_CTPIO_VI_CLOBBER_FALLBACK 0x71
4211 /* enum: Number of CTPIO fallbacks because target VI did not have CTPIO enabled
4212  */
4213 #define MC_CMD_MAC_CTPIO_UNQUALIFIED_FALLBACK 0x72
4214 /* enum: Number of CTPIO fallbacks because length in header was less than 29
4215  * bytes
4216  */
4217 #define MC_CMD_MAC_CTPIO_RUNT_FALLBACK 0x73
4218 /* enum: Total number of successful CTPIO sends on this port */
4219 #define MC_CMD_MAC_CTPIO_SUCCESS 0x74
4220 /* enum: Total number of CTPIO fallbacks on this port */
4221 #define MC_CMD_MAC_CTPIO_FALLBACK 0x75
4222 /* enum: Total number of CTPIO poisoned frames on this port, whether erased or
4223  * not
4224  */
4225 #define MC_CMD_MAC_CTPIO_POISON 0x76
4226 /* enum: Total number of CTPIO erased frames on this port */
4227 #define MC_CMD_MAC_CTPIO_ERASE 0x77
4228 /* enum: This includes the space at offset 120 which is the final
4229  * GENERATION_END in a MAC_STATS_V3 response and otherwise unused.
4230  */
4231 #define MC_CMD_MAC_NSTATS_V3 0x79
4232 /*            Other enum values, see field(s): */
4233 /*               MC_CMD_MAC_STATS_V2_OUT_NO_DMA/STATISTICS */
4234
4235
4236 /***********************************/
4237 /* MC_CMD_SRIOV
4238  * to be documented
4239  */
4240 #define MC_CMD_SRIOV 0x30
4241
4242 /* MC_CMD_SRIOV_IN msgrequest */
4243 #define MC_CMD_SRIOV_IN_LEN 12
4244 #define MC_CMD_SRIOV_IN_ENABLE_OFST 0
4245 #define MC_CMD_SRIOV_IN_ENABLE_LEN 4
4246 #define MC_CMD_SRIOV_IN_VI_BASE_OFST 4
4247 #define MC_CMD_SRIOV_IN_VI_BASE_LEN 4
4248 #define MC_CMD_SRIOV_IN_VF_COUNT_OFST 8
4249 #define MC_CMD_SRIOV_IN_VF_COUNT_LEN 4
4250
4251 /* MC_CMD_SRIOV_OUT msgresponse */
4252 #define MC_CMD_SRIOV_OUT_LEN 8
4253 #define MC_CMD_SRIOV_OUT_VI_SCALE_OFST 0
4254 #define MC_CMD_SRIOV_OUT_VI_SCALE_LEN 4
4255 #define MC_CMD_SRIOV_OUT_VF_TOTAL_OFST 4
4256 #define MC_CMD_SRIOV_OUT_VF_TOTAL_LEN 4
4257
4258 /* MC_CMD_MEMCPY_RECORD_TYPEDEF structuredef */
4259 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_LEN 32
4260 /* this is only used for the first record */
4261 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_NUM_RECORDS_OFST 0
4262 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_NUM_RECORDS_LEN 4
4263 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_NUM_RECORDS_LBN 0
4264 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_NUM_RECORDS_WIDTH 32
4265 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_TO_RID_OFST 4
4266 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_TO_RID_LEN 4
4267 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_TO_RID_LBN 32
4268 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_TO_RID_WIDTH 32
4269 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_TO_ADDR_OFST 8
4270 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_TO_ADDR_LEN 8
4271 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_TO_ADDR_LO_OFST 8
4272 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_TO_ADDR_HI_OFST 12
4273 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_TO_ADDR_LBN 64
4274 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_TO_ADDR_WIDTH 64
4275 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_FROM_RID_OFST 16
4276 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_FROM_RID_LEN 4
4277 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_RID_INLINE 0x100 /* enum */
4278 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_FROM_RID_LBN 128
4279 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_FROM_RID_WIDTH 32
4280 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_FROM_ADDR_OFST 20
4281 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_FROM_ADDR_LEN 8
4282 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_FROM_ADDR_LO_OFST 20
4283 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_FROM_ADDR_HI_OFST 24
4284 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_FROM_ADDR_LBN 160
4285 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_FROM_ADDR_WIDTH 64
4286 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_LENGTH_OFST 28
4287 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_LENGTH_LEN 4
4288 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_LENGTH_LBN 224
4289 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_LENGTH_WIDTH 32
4290
4291
4292 /***********************************/
4293 /* MC_CMD_MEMCPY
4294  * DMA write data into (Rid,Addr), either by dma reading (Rid,Addr), or by data
4295  * embedded directly in the command.
4296  *
4297  * A common pattern is for a client to use generation counts to signal a dma
4298  * update of a datastructure. To facilitate this, this MCDI operation can
4299  * contain multiple requests which are executed in strict order. Requests take
4300  * the form of duplicating the entire MCDI request continuously (including the
4301  * requests record, which is ignored in all but the first structure)
4302  *
4303  * The source data can either come from a DMA from the host, or it can be
4304  * embedded within the request directly, thereby eliminating a DMA read. To
4305  * indicate this, the client sets FROM_RID=%RID_INLINE, ADDR_HI=0, and
4306  * ADDR_LO=offset, and inserts the data at %offset from the start of the
4307  * payload. It's the callers responsibility to ensure that the embedded data
4308  * doesn't overlap the records.
4309  *
4310  * Returns: 0, EINVAL (invalid RID)
4311  */
4312 #define MC_CMD_MEMCPY 0x31
4313
4314 /* MC_CMD_MEMCPY_IN msgrequest */
4315 #define MC_CMD_MEMCPY_IN_LENMIN 32
4316 #define MC_CMD_MEMCPY_IN_LENMAX 224
4317 #define MC_CMD_MEMCPY_IN_LEN(num) (0+32*(num))
4318 /* see MC_CMD_MEMCPY_RECORD_TYPEDEF */
4319 #define MC_CMD_MEMCPY_IN_RECORD_OFST 0
4320 #define MC_CMD_MEMCPY_IN_RECORD_LEN 32
4321 #define MC_CMD_MEMCPY_IN_RECORD_MINNUM 1
4322 #define MC_CMD_MEMCPY_IN_RECORD_MAXNUM 7
4323
4324 /* MC_CMD_MEMCPY_OUT msgresponse */
4325 #define MC_CMD_MEMCPY_OUT_LEN 0
4326
4327
4328 /***********************************/
4329 /* MC_CMD_WOL_FILTER_SET
4330  * Set a WoL filter.
4331  */
4332 #define MC_CMD_WOL_FILTER_SET 0x32
4333 #undef  MC_CMD_0x32_PRIVILEGE_CTG
4334
4335 #define MC_CMD_0x32_PRIVILEGE_CTG SRIOV_CTG_LINK
4336
4337 /* MC_CMD_WOL_FILTER_SET_IN msgrequest */
4338 #define MC_CMD_WOL_FILTER_SET_IN_LEN 192
4339 #define MC_CMD_WOL_FILTER_SET_IN_FILTER_MODE_OFST 0
4340 #define MC_CMD_WOL_FILTER_SET_IN_FILTER_MODE_LEN 4
4341 #define MC_CMD_FILTER_MODE_SIMPLE 0x0 /* enum */
4342 #define MC_CMD_FILTER_MODE_STRUCTURED 0xffffffff /* enum */
4343 /* A type value of 1 is unused. */
4344 #define MC_CMD_WOL_FILTER_SET_IN_WOL_TYPE_OFST 4
4345 #define MC_CMD_WOL_FILTER_SET_IN_WOL_TYPE_LEN 4
4346 /* enum: Magic */
4347 #define MC_CMD_WOL_TYPE_MAGIC 0x0
4348 /* enum: MS Windows Magic */
4349 #define MC_CMD_WOL_TYPE_WIN_MAGIC 0x2
4350 /* enum: IPv4 Syn */
4351 #define MC_CMD_WOL_TYPE_IPV4_SYN 0x3
4352 /* enum: IPv6 Syn */
4353 #define MC_CMD_WOL_TYPE_IPV6_SYN 0x4
4354 /* enum: Bitmap */
4355 #define MC_CMD_WOL_TYPE_BITMAP 0x5
4356 /* enum: Link */
4357 #define MC_CMD_WOL_TYPE_LINK 0x6
4358 /* enum: (Above this for future use) */
4359 #define MC_CMD_WOL_TYPE_MAX 0x7
4360 #define MC_CMD_WOL_FILTER_SET_IN_DATA_OFST 8
4361 #define MC_CMD_WOL_FILTER_SET_IN_DATA_LEN 4
4362 #define MC_CMD_WOL_FILTER_SET_IN_DATA_NUM 46
4363
4364 /* MC_CMD_WOL_FILTER_SET_IN_MAGIC msgrequest */
4365 #define MC_CMD_WOL_FILTER_SET_IN_MAGIC_LEN 16
4366 /*            MC_CMD_WOL_FILTER_SET_IN_FILTER_MODE_OFST 0 */
4367 /*            MC_CMD_WOL_FILTER_SET_IN_FILTER_MODE_LEN 4 */
4368 /*            MC_CMD_WOL_FILTER_SET_IN_WOL_TYPE_OFST 4 */
4369 /*            MC_CMD_WOL_FILTER_SET_IN_WOL_TYPE_LEN 4 */
4370 #define MC_CMD_WOL_FILTER_SET_IN_MAGIC_MAC_OFST 8
4371 #define MC_CMD_WOL_FILTER_SET_IN_MAGIC_MAC_LEN 8
4372 #define MC_CMD_WOL_FILTER_SET_IN_MAGIC_MAC_LO_OFST 8
4373 #define MC_CMD_WOL_FILTER_SET_IN_MAGIC_MAC_HI_OFST 12
4374
4375 /* MC_CMD_WOL_FILTER_SET_IN_IPV4_SYN msgrequest */
4376 #define MC_CMD_WOL_FILTER_SET_IN_IPV4_SYN_LEN 20
4377 /*            MC_CMD_WOL_FILTER_SET_IN_FILTER_MODE_OFST 0 */
4378 /*            MC_CMD_WOL_FILTER_SET_IN_FILTER_MODE_LEN 4 */
4379 /*            MC_CMD_WOL_FILTER_SET_IN_WOL_TYPE_OFST 4 */
4380 /*            MC_CMD_WOL_FILTER_SET_IN_WOL_TYPE_LEN 4 */
4381 #define MC_CMD_WOL_FILTER_SET_IN_IPV4_SYN_SRC_IP_OFST 8
4382 #define MC_CMD_WOL_FILTER_SET_IN_IPV4_SYN_SRC_IP_LEN 4
4383 #define MC_CMD_WOL_FILTER_SET_IN_IPV4_SYN_DST_IP_OFST 12
4384 #define MC_CMD_WOL_FILTER_SET_IN_IPV4_SYN_DST_IP_LEN 4
4385 #define MC_CMD_WOL_FILTER_SET_IN_IPV4_SYN_SRC_PORT_OFST 16
4386 #define MC_CMD_WOL_FILTER_SET_IN_IPV4_SYN_SRC_PORT_LEN 2
4387 #define MC_CMD_WOL_FILTER_SET_IN_IPV4_SYN_DST_PORT_OFST 18
4388 #define MC_CMD_WOL_FILTER_SET_IN_IPV4_SYN_DST_PORT_LEN 2
4389
4390 /* MC_CMD_WOL_FILTER_SET_IN_IPV6_SYN msgrequest */
4391 #define MC_CMD_WOL_FILTER_SET_IN_IPV6_SYN_LEN 44
4392 /*            MC_CMD_WOL_FILTER_SET_IN_FILTER_MODE_OFST 0 */
4393 /*            MC_CMD_WOL_FILTER_SET_IN_FILTER_MODE_LEN 4 */
4394 /*            MC_CMD_WOL_FILTER_SET_IN_WOL_TYPE_OFST 4 */
4395 /*            MC_CMD_WOL_FILTER_SET_IN_WOL_TYPE_LEN 4 */
4396 #define MC_CMD_WOL_FILTER_SET_IN_IPV6_SYN_SRC_IP_OFST 8
4397 #define MC_CMD_WOL_FILTER_SET_IN_IPV6_SYN_SRC_IP_LEN 16
4398 #define MC_CMD_WOL_FILTER_SET_IN_IPV6_SYN_DST_IP_OFST 24
4399 #define MC_CMD_WOL_FILTER_SET_IN_IPV6_SYN_DST_IP_LEN 16
4400 #define MC_CMD_WOL_FILTER_SET_IN_IPV6_SYN_SRC_PORT_OFST 40
4401 #define MC_CMD_WOL_FILTER_SET_IN_IPV6_SYN_SRC_PORT_LEN 2
4402 #define MC_CMD_WOL_FILTER_SET_IN_IPV6_SYN_DST_PORT_OFST 42
4403 #define MC_CMD_WOL_FILTER_SET_IN_IPV6_SYN_DST_PORT_LEN 2
4404
4405 /* MC_CMD_WOL_FILTER_SET_IN_BITMAP msgrequest */
4406 #define MC_CMD_WOL_FILTER_SET_IN_BITMAP_LEN 187
4407 /*            MC_CMD_WOL_FILTER_SET_IN_FILTER_MODE_OFST 0 */
4408 /*            MC_CMD_WOL_FILTER_SET_IN_FILTER_MODE_LEN 4 */
4409 /*            MC_CMD_WOL_FILTER_SET_IN_WOL_TYPE_OFST 4 */
4410 /*            MC_CMD_WOL_FILTER_SET_IN_WOL_TYPE_LEN 4 */
4411 #define MC_CMD_WOL_FILTER_SET_IN_BITMAP_MASK_OFST 8
4412 #define MC_CMD_WOL_FILTER_SET_IN_BITMAP_MASK_LEN 48
4413 #define MC_CMD_WOL_FILTER_SET_IN_BITMAP_BITMAP_OFST 56
4414 #define MC_CMD_WOL_FILTER_SET_IN_BITMAP_BITMAP_LEN 128
4415 #define MC_CMD_WOL_FILTER_SET_IN_BITMAP_LEN_OFST 184
4416 #define MC_CMD_WOL_FILTER_SET_IN_BITMAP_LEN_LEN 1
4417 #define MC_CMD_WOL_FILTER_SET_IN_BITMAP_LAYER3_OFST 185
4418 #define MC_CMD_WOL_FILTER_SET_IN_BITMAP_LAYER3_LEN 1
4419 #define MC_CMD_WOL_FILTER_SET_IN_BITMAP_LAYER4_OFST 186
4420 #define MC_CMD_WOL_FILTER_SET_IN_BITMAP_LAYER4_LEN 1
4421
4422 /* MC_CMD_WOL_FILTER_SET_IN_LINK msgrequest */
4423 #define MC_CMD_WOL_FILTER_SET_IN_LINK_LEN 12
4424 /*            MC_CMD_WOL_FILTER_SET_IN_FILTER_MODE_OFST 0 */
4425 /*            MC_CMD_WOL_FILTER_SET_IN_FILTER_MODE_LEN 4 */
4426 /*            MC_CMD_WOL_FILTER_SET_IN_WOL_TYPE_OFST 4 */
4427 /*            MC_CMD_WOL_FILTER_SET_IN_WOL_TYPE_LEN 4 */
4428 #define MC_CMD_WOL_FILTER_SET_IN_LINK_MASK_OFST 8
4429 #define MC_CMD_WOL_FILTER_SET_IN_LINK_MASK_LEN 4
4430 #define MC_CMD_WOL_FILTER_SET_IN_LINK_UP_LBN 0
4431 #define MC_CMD_WOL_FILTER_SET_IN_LINK_UP_WIDTH 1
4432 #define MC_CMD_WOL_FILTER_SET_IN_LINK_DOWN_LBN 1
4433 #define MC_CMD_WOL_FILTER_SET_IN_LINK_DOWN_WIDTH 1
4434
4435 /* MC_CMD_WOL_FILTER_SET_OUT msgresponse */
4436 #define MC_CMD_WOL_FILTER_SET_OUT_LEN 4
4437 #define MC_CMD_WOL_FILTER_SET_OUT_FILTER_ID_OFST 0
4438 #define MC_CMD_WOL_FILTER_SET_OUT_FILTER_ID_LEN 4
4439
4440
4441 /***********************************/
4442 /* MC_CMD_WOL_FILTER_REMOVE
4443  * Remove a WoL filter. Locks required: None. Returns: 0, EINVAL, ENOSYS
4444  */
4445 #define MC_CMD_WOL_FILTER_REMOVE 0x33
4446 #undef  MC_CMD_0x33_PRIVILEGE_CTG
4447
4448 #define MC_CMD_0x33_PRIVILEGE_CTG SRIOV_CTG_LINK
4449
4450 /* MC_CMD_WOL_FILTER_REMOVE_IN msgrequest */
4451 #define MC_CMD_WOL_FILTER_REMOVE_IN_LEN 4
4452 #define MC_CMD_WOL_FILTER_REMOVE_IN_FILTER_ID_OFST 0
4453 #define MC_CMD_WOL_FILTER_REMOVE_IN_FILTER_ID_LEN 4
4454
4455 /* MC_CMD_WOL_FILTER_REMOVE_OUT msgresponse */
4456 #define MC_CMD_WOL_FILTER_REMOVE_OUT_LEN 0
4457
4458
4459 /***********************************/
4460 /* MC_CMD_WOL_FILTER_RESET
4461  * Reset (i.e. remove all) WoL filters. Locks required: None. Returns: 0,
4462  * ENOSYS
4463  */
4464 #define MC_CMD_WOL_FILTER_RESET 0x34
4465 #undef  MC_CMD_0x34_PRIVILEGE_CTG
4466
4467 #define MC_CMD_0x34_PRIVILEGE_CTG SRIOV_CTG_LINK
4468
4469 /* MC_CMD_WOL_FILTER_RESET_IN msgrequest */
4470 #define MC_CMD_WOL_FILTER_RESET_IN_LEN 4
4471 #define MC_CMD_WOL_FILTER_RESET_IN_MASK_OFST 0
4472 #define MC_CMD_WOL_FILTER_RESET_IN_MASK_LEN 4
4473 #define MC_CMD_WOL_FILTER_RESET_IN_WAKE_FILTERS 0x1 /* enum */
4474 #define MC_CMD_WOL_FILTER_RESET_IN_LIGHTSOUT_OFFLOADS 0x2 /* enum */
4475
4476 /* MC_CMD_WOL_FILTER_RESET_OUT msgresponse */
4477 #define MC_CMD_WOL_FILTER_RESET_OUT_LEN 0
4478
4479
4480 /***********************************/
4481 /* MC_CMD_SET_MCAST_HASH
4482  * Set the MCAST hash value without otherwise reconfiguring the MAC
4483  */
4484 #define MC_CMD_SET_MCAST_HASH 0x35
4485
4486 /* MC_CMD_SET_MCAST_HASH_IN msgrequest */
4487 #define MC_CMD_SET_MCAST_HASH_IN_LEN 32
4488 #define MC_CMD_SET_MCAST_HASH_IN_HASH0_OFST 0
4489 #define MC_CMD_SET_MCAST_HASH_IN_HASH0_LEN 16
4490 #define MC_CMD_SET_MCAST_HASH_IN_HASH1_OFST 16
4491 #define MC_CMD_SET_MCAST_HASH_IN_HASH1_LEN 16
4492
4493 /* MC_CMD_SET_MCAST_HASH_OUT msgresponse */
4494 #define MC_CMD_SET_MCAST_HASH_OUT_LEN 0
4495
4496
4497 /***********************************/
4498 /* MC_CMD_NVRAM_TYPES
4499  * Return bitfield indicating available types of virtual NVRAM partitions.
4500  * Locks required: none. Returns: 0
4501  */
4502 #define MC_CMD_NVRAM_TYPES 0x36
4503 #undef  MC_CMD_0x36_PRIVILEGE_CTG
4504
4505 #define MC_CMD_0x36_PRIVILEGE_CTG SRIOV_CTG_ADMIN
4506
4507 /* MC_CMD_NVRAM_TYPES_IN msgrequest */
4508 #define MC_CMD_NVRAM_TYPES_IN_LEN 0
4509
4510 /* MC_CMD_NVRAM_TYPES_OUT msgresponse */
4511 #define MC_CMD_NVRAM_TYPES_OUT_LEN 4
4512 /* Bit mask of supported types. */
4513 #define MC_CMD_NVRAM_TYPES_OUT_TYPES_OFST 0
4514 #define MC_CMD_NVRAM_TYPES_OUT_TYPES_LEN 4
4515 /* enum: Disabled callisto. */
4516 #define MC_CMD_NVRAM_TYPE_DISABLED_CALLISTO 0x0
4517 /* enum: MC firmware. */
4518 #define MC_CMD_NVRAM_TYPE_MC_FW 0x1
4519 /* enum: MC backup firmware. */
4520 #define MC_CMD_NVRAM_TYPE_MC_FW_BACKUP 0x2
4521 /* enum: Static configuration Port0. */
4522 #define MC_CMD_NVRAM_TYPE_STATIC_CFG_PORT0 0x3
4523 /* enum: Static configuration Port1. */
4524 #define MC_CMD_NVRAM_TYPE_STATIC_CFG_PORT1 0x4
4525 /* enum: Dynamic configuration Port0. */
4526 #define MC_CMD_NVRAM_TYPE_DYNAMIC_CFG_PORT0 0x5
4527 /* enum: Dynamic configuration Port1. */
4528 #define MC_CMD_NVRAM_TYPE_DYNAMIC_CFG_PORT1 0x6
4529 /* enum: Expansion Rom. */
4530 #define MC_CMD_NVRAM_TYPE_EXP_ROM 0x7
4531 /* enum: Expansion Rom Configuration Port0. */
4532 #define MC_CMD_NVRAM_TYPE_EXP_ROM_CFG_PORT0 0x8
4533 /* enum: Expansion Rom Configuration Port1. */
4534 #define MC_CMD_NVRAM_TYPE_EXP_ROM_CFG_PORT1 0x9
4535 /* enum: Phy Configuration Port0. */
4536 #define MC_CMD_NVRAM_TYPE_PHY_PORT0 0xa
4537 /* enum: Phy Configuration Port1. */
4538 #define MC_CMD_NVRAM_TYPE_PHY_PORT1 0xb
4539 /* enum: Log. */
4540 #define MC_CMD_NVRAM_TYPE_LOG 0xc
4541 /* enum: FPGA image. */
4542 #define MC_CMD_NVRAM_TYPE_FPGA 0xd
4543 /* enum: FPGA backup image */
4544 #define MC_CMD_NVRAM_TYPE_FPGA_BACKUP 0xe
4545 /* enum: FC firmware. */
4546 #define MC_CMD_NVRAM_TYPE_FC_FW 0xf
4547 /* enum: FC backup firmware. */
4548 #define MC_CMD_NVRAM_TYPE_FC_FW_BACKUP 0x10
4549 /* enum: CPLD image. */
4550 #define MC_CMD_NVRAM_TYPE_CPLD 0x11
4551 /* enum: Licensing information. */
4552 #define MC_CMD_NVRAM_TYPE_LICENSE 0x12
4553 /* enum: FC Log. */
4554 #define MC_CMD_NVRAM_TYPE_FC_LOG 0x13
4555 /* enum: Additional flash on FPGA. */
4556 #define MC_CMD_NVRAM_TYPE_FC_EXTRA 0x14
4557
4558
4559 /***********************************/
4560 /* MC_CMD_NVRAM_INFO
4561  * Read info about a virtual NVRAM partition. Locks required: none. Returns: 0,
4562  * EINVAL (bad type).
4563  */
4564 #define MC_CMD_NVRAM_INFO 0x37
4565 #undef  MC_CMD_0x37_PRIVILEGE_CTG
4566
4567 #define MC_CMD_0x37_PRIVILEGE_CTG SRIOV_CTG_ADMIN
4568
4569 /* MC_CMD_NVRAM_INFO_IN msgrequest */
4570 #define MC_CMD_NVRAM_INFO_IN_LEN 4
4571 #define MC_CMD_NVRAM_INFO_IN_TYPE_OFST 0
4572 #define MC_CMD_NVRAM_INFO_IN_TYPE_LEN 4
4573 /*            Enum values, see field(s): */
4574 /*               MC_CMD_NVRAM_TYPES/MC_CMD_NVRAM_TYPES_OUT/TYPES */
4575
4576 /* MC_CMD_NVRAM_INFO_OUT msgresponse */
4577 #define MC_CMD_NVRAM_INFO_OUT_LEN 24
4578 #define MC_CMD_NVRAM_INFO_OUT_TYPE_OFST 0
4579 #define MC_CMD_NVRAM_INFO_OUT_TYPE_LEN 4
4580 /*            Enum values, see field(s): */
4581 /*               MC_CMD_NVRAM_TYPES/MC_CMD_NVRAM_TYPES_OUT/TYPES */
4582 #define MC_CMD_NVRAM_INFO_OUT_SIZE_OFST 4
4583 #define MC_CMD_NVRAM_INFO_OUT_SIZE_LEN 4
4584 #define MC_CMD_NVRAM_INFO_OUT_ERASESIZE_OFST 8
4585 #define MC_CMD_NVRAM_INFO_OUT_ERASESIZE_LEN 4
4586 #define MC_CMD_NVRAM_INFO_OUT_FLAGS_OFST 12
4587 #define MC_CMD_NVRAM_INFO_OUT_FLAGS_LEN 4
4588 #define MC_CMD_NVRAM_INFO_OUT_PROTECTED_LBN 0
4589 #define MC_CMD_NVRAM_INFO_OUT_PROTECTED_WIDTH 1
4590 #define MC_CMD_NVRAM_INFO_OUT_TLV_LBN 1
4591 #define MC_CMD_NVRAM_INFO_OUT_TLV_WIDTH 1
4592 #define MC_CMD_NVRAM_INFO_OUT_READ_ONLY_IF_TSA_BOUND_LBN 2
4593 #define MC_CMD_NVRAM_INFO_OUT_READ_ONLY_IF_TSA_BOUND_WIDTH 1
4594 #define MC_CMD_NVRAM_INFO_OUT_READ_ONLY_LBN 5
4595 #define MC_CMD_NVRAM_INFO_OUT_READ_ONLY_WIDTH 1
4596 #define MC_CMD_NVRAM_INFO_OUT_CMAC_LBN 6
4597 #define MC_CMD_NVRAM_INFO_OUT_CMAC_WIDTH 1
4598 #define MC_CMD_NVRAM_INFO_OUT_A_B_LBN 7
4599 #define MC_CMD_NVRAM_INFO_OUT_A_B_WIDTH 1
4600 #define MC_CMD_NVRAM_INFO_OUT_PHYSDEV_OFST 16
4601 #define MC_CMD_NVRAM_INFO_OUT_PHYSDEV_LEN 4
4602 #define MC_CMD_NVRAM_INFO_OUT_PHYSADDR_OFST 20
4603 #define MC_CMD_NVRAM_INFO_OUT_PHYSADDR_LEN 4
4604
4605 /* MC_CMD_NVRAM_INFO_V2_OUT msgresponse */
4606 #define MC_CMD_NVRAM_INFO_V2_OUT_LEN 28
4607 #define MC_CMD_NVRAM_INFO_V2_OUT_TYPE_OFST 0
4608 #define MC_CMD_NVRAM_INFO_V2_OUT_TYPE_LEN 4
4609 /*            Enum values, see field(s): */
4610 /*               MC_CMD_NVRAM_TYPES/MC_CMD_NVRAM_TYPES_OUT/TYPES */
4611 #define MC_CMD_NVRAM_INFO_V2_OUT_SIZE_OFST 4
4612 #define MC_CMD_NVRAM_INFO_V2_OUT_SIZE_LEN 4
4613 #define MC_CMD_NVRAM_INFO_V2_OUT_ERASESIZE_OFST 8
4614 #define MC_CMD_NVRAM_INFO_V2_OUT_ERASESIZE_LEN 4
4615 #define MC_CMD_NVRAM_INFO_V2_OUT_FLAGS_OFST 12
4616 #define MC_CMD_NVRAM_INFO_V2_OUT_FLAGS_LEN 4
4617 #define MC_CMD_NVRAM_INFO_V2_OUT_PROTECTED_LBN 0
4618 #define MC_CMD_NVRAM_INFO_V2_OUT_PROTECTED_WIDTH 1
4619 #define MC_CMD_NVRAM_INFO_V2_OUT_TLV_LBN 1
4620 #define MC_CMD_NVRAM_INFO_V2_OUT_TLV_WIDTH 1
4621 #define MC_CMD_NVRAM_INFO_V2_OUT_READ_ONLY_IF_TSA_BOUND_LBN 2
4622 #define MC_CMD_NVRAM_INFO_V2_OUT_READ_ONLY_IF_TSA_BOUND_WIDTH 1
4623 #define MC_CMD_NVRAM_INFO_V2_OUT_READ_ONLY_LBN 5
4624 #define MC_CMD_NVRAM_INFO_V2_OUT_READ_ONLY_WIDTH 1
4625 #define MC_CMD_NVRAM_INFO_V2_OUT_A_B_LBN 7
4626 #define MC_CMD_NVRAM_INFO_V2_OUT_A_B_WIDTH 1
4627 #define MC_CMD_NVRAM_INFO_V2_OUT_PHYSDEV_OFST 16
4628 #define MC_CMD_NVRAM_INFO_V2_OUT_PHYSDEV_LEN 4
4629 #define MC_CMD_NVRAM_INFO_V2_OUT_PHYSADDR_OFST 20
4630 #define MC_CMD_NVRAM_INFO_V2_OUT_PHYSADDR_LEN 4
4631 /* Writes must be multiples of this size. Added to support the MUM on Sorrento.
4632  */
4633 #define MC_CMD_NVRAM_INFO_V2_OUT_WRITESIZE_OFST 24
4634 #define MC_CMD_NVRAM_INFO_V2_OUT_WRITESIZE_LEN 4
4635
4636
4637 /***********************************/
4638 /* MC_CMD_NVRAM_UPDATE_START
4639  * Start a group of update operations on a virtual NVRAM partition. Locks
4640  * required: PHY_LOCK if type==*PHY*. Returns: 0, EINVAL (bad type), EACCES (if
4641  * PHY_LOCK required and not held). In an adapter bound to a TSA controller,
4642  * MC_CMD_NVRAM_UPDATE_START can only be used on a subset of partition types
4643  * i.e. static config, dynamic config and expansion ROM config. Attempting to
4644  * perform this operation on a restricted partition will return the error
4645  * EPERM.
4646  */
4647 #define MC_CMD_NVRAM_UPDATE_START 0x38
4648 #undef  MC_CMD_0x38_PRIVILEGE_CTG
4649
4650 #define MC_CMD_0x38_PRIVILEGE_CTG SRIOV_CTG_ADMIN
4651
4652 /* MC_CMD_NVRAM_UPDATE_START_IN msgrequest: Legacy NVRAM_UPDATE_START request.
4653  * Use NVRAM_UPDATE_START_V2_IN in new code
4654  */
4655 #define MC_CMD_NVRAM_UPDATE_START_IN_LEN 4
4656 #define MC_CMD_NVRAM_UPDATE_START_IN_TYPE_OFST 0
4657 #define MC_CMD_NVRAM_UPDATE_START_IN_TYPE_LEN 4
4658 /*            Enum values, see field(s): */
4659 /*               MC_CMD_NVRAM_TYPES/MC_CMD_NVRAM_TYPES_OUT/TYPES */
4660
4661 /* MC_CMD_NVRAM_UPDATE_START_V2_IN msgrequest: Extended NVRAM_UPDATE_START
4662  * request with additional flags indicating version of command in use. See
4663  * MC_CMD_NVRAM_UPDATE_FINISH_V2_OUT for details of extended functionality. Use
4664  * paired up with NVRAM_UPDATE_FINISH_V2_IN.
4665  */
4666 #define MC_CMD_NVRAM_UPDATE_START_V2_IN_LEN 8
4667 #define MC_CMD_NVRAM_UPDATE_START_V2_IN_TYPE_OFST 0
4668 #define MC_CMD_NVRAM_UPDATE_START_V2_IN_TYPE_LEN 4
4669 /*            Enum values, see field(s): */
4670 /*               MC_CMD_NVRAM_TYPES/MC_CMD_NVRAM_TYPES_OUT/TYPES */
4671 #define MC_CMD_NVRAM_UPDATE_START_V2_IN_FLAGS_OFST 4
4672 #define MC_CMD_NVRAM_UPDATE_START_V2_IN_FLAGS_LEN 4
4673 #define MC_CMD_NVRAM_UPDATE_START_V2_IN_FLAG_REPORT_VERIFY_RESULT_LBN 0
4674 #define MC_CMD_NVRAM_UPDATE_START_V2_IN_FLAG_REPORT_VERIFY_RESULT_WIDTH 1
4675
4676 /* MC_CMD_NVRAM_UPDATE_START_OUT msgresponse */
4677 #define MC_CMD_NVRAM_UPDATE_START_OUT_LEN 0
4678
4679
4680 /***********************************/
4681 /* MC_CMD_NVRAM_READ
4682  * Read data from a virtual NVRAM partition. Locks required: PHY_LOCK if
4683  * type==*PHY*. Returns: 0, EINVAL (bad type/offset/length), EACCES (if
4684  * PHY_LOCK required and not held)
4685  */
4686 #define MC_CMD_NVRAM_READ 0x39
4687 #undef  MC_CMD_0x39_PRIVILEGE_CTG
4688
4689 #define MC_CMD_0x39_PRIVILEGE_CTG SRIOV_CTG_ADMIN
4690
4691 /* MC_CMD_NVRAM_READ_IN msgrequest */
4692 #define MC_CMD_NVRAM_READ_IN_LEN 12
4693 #define MC_CMD_NVRAM_READ_IN_TYPE_OFST 0
4694 #define MC_CMD_NVRAM_READ_IN_TYPE_LEN 4
4695 /*            Enum values, see field(s): */
4696 /*               MC_CMD_NVRAM_TYPES/MC_CMD_NVRAM_TYPES_OUT/TYPES */
4697 #define MC_CMD_NVRAM_READ_IN_OFFSET_OFST 4
4698 #define MC_CMD_NVRAM_READ_IN_OFFSET_LEN 4
4699 /* amount to read in bytes */
4700 #define MC_CMD_NVRAM_READ_IN_LENGTH_OFST 8
4701 #define MC_CMD_NVRAM_READ_IN_LENGTH_LEN 4
4702
4703 /* MC_CMD_NVRAM_READ_IN_V2 msgrequest */
4704 #define MC_CMD_NVRAM_READ_IN_V2_LEN 16
4705 #define MC_CMD_NVRAM_READ_IN_V2_TYPE_OFST 0
4706 #define MC_CMD_NVRAM_READ_IN_V2_TYPE_LEN 4
4707 /*            Enum values, see field(s): */
4708 /*               MC_CMD_NVRAM_TYPES/MC_CMD_NVRAM_TYPES_OUT/TYPES */
4709 #define MC_CMD_NVRAM_READ_IN_V2_OFFSET_OFST 4
4710 #define MC_CMD_NVRAM_READ_IN_V2_OFFSET_LEN 4
4711 /* amount to read in bytes */
4712 #define MC_CMD_NVRAM_READ_IN_V2_LENGTH_OFST 8
4713 #define MC_CMD_NVRAM_READ_IN_V2_LENGTH_LEN 4
4714 /* Optional control info. If a partition is stored with an A/B versioning
4715  * scheme (i.e. in more than one physical partition in NVRAM) the host can set
4716  * this to control which underlying physical partition is used to read data
4717  * from. This allows it to perform a read-modify-write-verify with the write
4718  * lock continuously held by calling NVRAM_UPDATE_START, reading the old
4719  * contents using MODE=TARGET_CURRENT, overwriting the old partition and then
4720  * verifying by reading with MODE=TARGET_BACKUP.
4721  */
4722 #define MC_CMD_NVRAM_READ_IN_V2_MODE_OFST 12
4723 #define MC_CMD_NVRAM_READ_IN_V2_MODE_LEN 4
4724 /* enum: Same as omitting MODE: caller sees data in current partition unless it
4725  * holds the write lock in which case it sees data in the partition it is
4726  * updating.
4727  */
4728 #define MC_CMD_NVRAM_READ_IN_V2_DEFAULT 0x0
4729 /* enum: Read from the current partition of an A/B pair, even if holding the
4730  * write lock.
4731  */
4732 #define MC_CMD_NVRAM_READ_IN_V2_TARGET_CURRENT 0x1
4733 /* enum: Read from the non-current (i.e. to be updated) partition of an A/B
4734  * pair
4735  */
4736 #define MC_CMD_NVRAM_READ_IN_V2_TARGET_BACKUP 0x2
4737
4738 /* MC_CMD_NVRAM_READ_OUT msgresponse */
4739 #define MC_CMD_NVRAM_READ_OUT_LENMIN 1
4740 #define MC_CMD_NVRAM_READ_OUT_LENMAX 252
4741 #define MC_CMD_NVRAM_READ_OUT_LEN(num) (0+1*(num))
4742 #define MC_CMD_NVRAM_READ_OUT_READ_BUFFER_OFST 0
4743 #define MC_CMD_NVRAM_READ_OUT_READ_BUFFER_LEN 1
4744 #define MC_CMD_NVRAM_READ_OUT_READ_BUFFER_MINNUM 1
4745 #define MC_CMD_NVRAM_READ_OUT_READ_BUFFER_MAXNUM 252
4746
4747
4748 /***********************************/
4749 /* MC_CMD_NVRAM_WRITE
4750  * Write data to a virtual NVRAM partition. Locks required: PHY_LOCK if
4751  * type==*PHY*. Returns: 0, EINVAL (bad type/offset/length), EACCES (if
4752  * PHY_LOCK required and not held)
4753  */
4754 #define MC_CMD_NVRAM_WRITE 0x3a
4755 #undef  MC_CMD_0x3a_PRIVILEGE_CTG
4756
4757 #define MC_CMD_0x3a_PRIVILEGE_CTG SRIOV_CTG_ADMIN
4758
4759 /* MC_CMD_NVRAM_WRITE_IN msgrequest */
4760 #define MC_CMD_NVRAM_WRITE_IN_LENMIN 13
4761 #define MC_CMD_NVRAM_WRITE_IN_LENMAX 252
4762 #define MC_CMD_NVRAM_WRITE_IN_LEN(num) (12+1*(num))
4763 #define MC_CMD_NVRAM_WRITE_IN_TYPE_OFST 0
4764 #define MC_CMD_NVRAM_WRITE_IN_TYPE_LEN 4
4765 /*            Enum values, see field(s): */
4766 /*               MC_CMD_NVRAM_TYPES/MC_CMD_NVRAM_TYPES_OUT/TYPES */
4767 #define MC_CMD_NVRAM_WRITE_IN_OFFSET_OFST 4
4768 #define MC_CMD_NVRAM_WRITE_IN_OFFSET_LEN 4
4769 #define MC_CMD_NVRAM_WRITE_IN_LENGTH_OFST 8
4770 #define MC_CMD_NVRAM_WRITE_IN_LENGTH_LEN 4
4771 #define MC_CMD_NVRAM_WRITE_IN_WRITE_BUFFER_OFST 12
4772 #define MC_CMD_NVRAM_WRITE_IN_WRITE_BUFFER_LEN 1
4773 #define MC_CMD_NVRAM_WRITE_IN_WRITE_BUFFER_MINNUM 1
4774 #define MC_CMD_NVRAM_WRITE_IN_WRITE_BUFFER_MAXNUM 240
4775
4776 /* MC_CMD_NVRAM_WRITE_OUT msgresponse */
4777 #define MC_CMD_NVRAM_WRITE_OUT_LEN 0
4778
4779
4780 /***********************************/
4781 /* MC_CMD_NVRAM_ERASE
4782  * Erase sector(s) from a virtual NVRAM partition. Locks required: PHY_LOCK if
4783  * type==*PHY*. Returns: 0, EINVAL (bad type/offset/length), EACCES (if
4784  * PHY_LOCK required and not held)
4785  */
4786 #define MC_CMD_NVRAM_ERASE 0x3b
4787 #undef  MC_CMD_0x3b_PRIVILEGE_CTG
4788
4789 #define MC_CMD_0x3b_PRIVILEGE_CTG SRIOV_CTG_ADMIN
4790
4791 /* MC_CMD_NVRAM_ERASE_IN msgrequest */
4792 #define MC_CMD_NVRAM_ERASE_IN_LEN 12
4793 #define MC_CMD_NVRAM_ERASE_IN_TYPE_OFST 0
4794 #define MC_CMD_NVRAM_ERASE_IN_TYPE_LEN 4
4795 /*            Enum values, see field(s): */
4796 /*               MC_CMD_NVRAM_TYPES/MC_CMD_NVRAM_TYPES_OUT/TYPES */
4797 #define MC_CMD_NVRAM_ERASE_IN_OFFSET_OFST 4
4798 #define MC_CMD_NVRAM_ERASE_IN_OFFSET_LEN 4
4799 #define MC_CMD_NVRAM_ERASE_IN_LENGTH_OFST 8
4800 #define MC_CMD_NVRAM_ERASE_IN_LENGTH_LEN 4
4801
4802 /* MC_CMD_NVRAM_ERASE_OUT msgresponse */
4803 #define MC_CMD_NVRAM_ERASE_OUT_LEN 0
4804
4805
4806 /***********************************/
4807 /* MC_CMD_NVRAM_UPDATE_FINISH
4808  * Finish a group of update operations on a virtual NVRAM partition. Locks
4809  * required: PHY_LOCK if type==*PHY*. Returns: 0, EINVAL (bad type/offset/
4810  * length), EACCES (if PHY_LOCK required and not held). In an adapter bound to
4811  * a TSA controller, MC_CMD_NVRAM_UPDATE_FINISH can only be used on a subset of
4812  * partition types i.e. static config, dynamic config and expansion ROM config.
4813  * Attempting to perform this operation on a restricted partition will return
4814  * the error EPERM.
4815  */
4816 #define MC_CMD_NVRAM_UPDATE_FINISH 0x3c
4817 #undef  MC_CMD_0x3c_PRIVILEGE_CTG
4818
4819 #define MC_CMD_0x3c_PRIVILEGE_CTG SRIOV_CTG_ADMIN
4820
4821 /* MC_CMD_NVRAM_UPDATE_FINISH_IN msgrequest: Legacy NVRAM_UPDATE_FINISH
4822  * request. Use NVRAM_UPDATE_FINISH_V2_IN in new code
4823  */
4824 #define MC_CMD_NVRAM_UPDATE_FINISH_IN_LEN 8
4825 #define MC_CMD_NVRAM_UPDATE_FINISH_IN_TYPE_OFST 0
4826 #define MC_CMD_NVRAM_UPDATE_FINISH_IN_TYPE_LEN 4
4827 /*            Enum values, see field(s): */
4828 /*               MC_CMD_NVRAM_TYPES/MC_CMD_NVRAM_TYPES_OUT/TYPES */
4829 #define MC_CMD_NVRAM_UPDATE_FINISH_IN_REBOOT_OFST 4
4830 #define MC_CMD_NVRAM_UPDATE_FINISH_IN_REBOOT_LEN 4
4831
4832 /* MC_CMD_NVRAM_UPDATE_FINISH_V2_IN msgrequest: Extended NVRAM_UPDATE_FINISH
4833  * request with additional flags indicating version of NVRAM_UPDATE commands in
4834  * use. See MC_CMD_NVRAM_UPDATE_FINISH_V2_OUT for details of extended
4835  * functionality. Use paired up with NVRAM_UPDATE_START_V2_IN.
4836  */
4837 #define MC_CMD_NVRAM_UPDATE_FINISH_V2_IN_LEN 12
4838 #define MC_CMD_NVRAM_UPDATE_FINISH_V2_IN_TYPE_OFST 0
4839 #define MC_CMD_NVRAM_UPDATE_FINISH_V2_IN_TYPE_LEN 4
4840 /*            Enum values, see field(s): */
4841 /*               MC_CMD_NVRAM_TYPES/MC_CMD_NVRAM_TYPES_OUT/TYPES */
4842 #define MC_CMD_NVRAM_UPDATE_FINISH_V2_IN_REBOOT_OFST 4
4843 #define MC_CMD_NVRAM_UPDATE_FINISH_V2_IN_REBOOT_LEN 4
4844 #define MC_CMD_NVRAM_UPDATE_FINISH_V2_IN_FLAGS_OFST 8
4845 #define MC_CMD_NVRAM_UPDATE_FINISH_V2_IN_FLAGS_LEN 4
4846 #define MC_CMD_NVRAM_UPDATE_FINISH_V2_IN_FLAG_REPORT_VERIFY_RESULT_LBN 0
4847 #define MC_CMD_NVRAM_UPDATE_FINISH_V2_IN_FLAG_REPORT_VERIFY_RESULT_WIDTH 1
4848
4849 /* MC_CMD_NVRAM_UPDATE_FINISH_OUT msgresponse: Legacy NVRAM_UPDATE_FINISH
4850  * response. Use NVRAM_UPDATE_FINISH_V2_OUT in new code
4851  */
4852 #define MC_CMD_NVRAM_UPDATE_FINISH_OUT_LEN 0
4853
4854 /* MC_CMD_NVRAM_UPDATE_FINISH_V2_OUT msgresponse:
4855  *
4856  * Extended NVRAM_UPDATE_FINISH response that communicates the result of secure
4857  * firmware validation where applicable back to the host.
4858  *
4859  * Medford only: For signed firmware images, such as those for medford, the MC
4860  * firmware verifies the signature before marking the firmware image as valid.
4861  * This process takes a few seconds to complete. So is likely to take more than
4862  * the MCDI timeout. Hence signature verification is initiated when
4863  * MC_CMD_NVRAM_UPDATE_FINISH_V2_IN is received by the firmware, however, the
4864  * MCDI command is run in a background MCDI processing thread. This response
4865  * payload includes the results of the signature verification. Note that the
4866  * per-partition nvram lock in firmware is only released after the verification
4867  * has completed.
4868  */
4869 #define MC_CMD_NVRAM_UPDATE_FINISH_V2_OUT_LEN 4
4870 /* Result of nvram update completion processing */
4871 #define MC_CMD_NVRAM_UPDATE_FINISH_V2_OUT_RESULT_CODE_OFST 0
4872 #define MC_CMD_NVRAM_UPDATE_FINISH_V2_OUT_RESULT_CODE_LEN 4
4873 /* enum: Invalid return code; only non-zero values are defined. Defined as
4874  * unknown for backwards compatibility with NVRAM_UPDATE_FINISH_OUT.
4875  */
4876 #define MC_CMD_NVRAM_VERIFY_RC_UNKNOWN 0x0
4877 /* enum: Verify succeeded without any errors. */
4878 #define MC_CMD_NVRAM_VERIFY_RC_SUCCESS 0x1
4879 /* enum: CMS format verification failed due to an internal error. */
4880 #define MC_CMD_NVRAM_VERIFY_RC_CMS_CHECK_FAILED 0x2
4881 /* enum: Invalid CMS format in image metadata. */
4882 #define MC_CMD_NVRAM_VERIFY_RC_INVALID_CMS_FORMAT 0x3
4883 /* enum: Message digest verification failed due to an internal error. */
4884 #define MC_CMD_NVRAM_VERIFY_RC_MESSAGE_DIGEST_CHECK_FAILED 0x4
4885 /* enum: Error in message digest calculated over the reflash-header, payload
4886  * and reflash-trailer.
4887  */
4888 #define MC_CMD_NVRAM_VERIFY_RC_BAD_MESSAGE_DIGEST 0x5
4889 /* enum: Signature verification failed due to an internal error. */
4890 #define MC_CMD_NVRAM_VERIFY_RC_SIGNATURE_CHECK_FAILED 0x6
4891 /* enum: There are no valid signatures in the image. */
4892 #define MC_CMD_NVRAM_VERIFY_RC_NO_VALID_SIGNATURES 0x7
4893 /* enum: Trusted approvers verification failed due to an internal error. */
4894 #define MC_CMD_NVRAM_VERIFY_RC_TRUSTED_APPROVERS_CHECK_FAILED 0x8
4895 /* enum: The Trusted approver's list is empty. */
4896 #define MC_CMD_NVRAM_VERIFY_RC_NO_TRUSTED_APPROVERS 0x9
4897 /* enum: Signature chain verification failed due to an internal error. */
4898 #define MC_CMD_NVRAM_VERIFY_RC_SIGNATURE_CHAIN_CHECK_FAILED 0xa
4899 /* enum: The signers of the signatures in the image are not listed in the
4900  * Trusted approver's list.
4901  */
4902 #define MC_CMD_NVRAM_VERIFY_RC_NO_SIGNATURE_MATCH 0xb
4903 /* enum: The image contains a test-signed certificate, but the adapter accepts
4904  * only production signed images.
4905  */
4906 #define MC_CMD_NVRAM_VERIFY_RC_REJECT_TEST_SIGNED 0xc
4907 /* enum: The image has a lower security level than the current firmware. */
4908 #define MC_CMD_NVRAM_VERIFY_RC_SECURITY_LEVEL_DOWNGRADE 0xd
4909
4910
4911 /***********************************/
4912 /* MC_CMD_REBOOT
4913  * Reboot the MC.
4914  *
4915  * The AFTER_ASSERTION flag is intended to be used when the driver notices an
4916  * assertion failure (at which point it is expected to perform a complete tear
4917  * down and reinitialise), to allow both ports to reset the MC once in an
4918  * atomic fashion.
4919  *
4920  * Production mc firmwares are generally compiled with REBOOT_ON_ASSERT=1,
4921  * which means that they will automatically reboot out of the assertion
4922  * handler, so this is in practise an optional operation. It is still
4923  * recommended that drivers execute this to support custom firmwares with
4924  * REBOOT_ON_ASSERT=0.
4925  *
4926  * Locks required: NONE Returns: Nothing. You get back a response with ERR=1,
4927  * DATALEN=0
4928  */
4929 #define MC_CMD_REBOOT 0x3d
4930 #undef  MC_CMD_0x3d_PRIVILEGE_CTG
4931
4932 #define MC_CMD_0x3d_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
4933
4934 /* MC_CMD_REBOOT_IN msgrequest */
4935 #define MC_CMD_REBOOT_IN_LEN 4
4936 #define MC_CMD_REBOOT_IN_FLAGS_OFST 0
4937 #define MC_CMD_REBOOT_IN_FLAGS_LEN 4
4938 #define MC_CMD_REBOOT_FLAGS_AFTER_ASSERTION 0x1 /* enum */
4939
4940 /* MC_CMD_REBOOT_OUT msgresponse */
4941 #define MC_CMD_REBOOT_OUT_LEN 0
4942
4943
4944 /***********************************/
4945 /* MC_CMD_SCHEDINFO
4946  * Request scheduler info. Locks required: NONE. Returns: An array of
4947  * (timeslice,maximum overrun), one for each thread, in ascending order of
4948  * thread address.
4949  */
4950 #define MC_CMD_SCHEDINFO 0x3e
4951 #undef  MC_CMD_0x3e_PRIVILEGE_CTG
4952
4953 #define MC_CMD_0x3e_PRIVILEGE_CTG SRIOV_CTG_ADMIN
4954
4955 /* MC_CMD_SCHEDINFO_IN msgrequest */
4956 #define MC_CMD_SCHEDINFO_IN_LEN 0
4957
4958 /* MC_CMD_SCHEDINFO_OUT msgresponse */
4959 #define MC_CMD_SCHEDINFO_OUT_LENMIN 4
4960 #define MC_CMD_SCHEDINFO_OUT_LENMAX 252
4961 #define MC_CMD_SCHEDINFO_OUT_LEN(num) (0+4*(num))
4962 #define MC_CMD_SCHEDINFO_OUT_DATA_OFST 0
4963 #define MC_CMD_SCHEDINFO_OUT_DATA_LEN 4
4964 #define MC_CMD_SCHEDINFO_OUT_DATA_MINNUM 1
4965 #define MC_CMD_SCHEDINFO_OUT_DATA_MAXNUM 63
4966
4967
4968 /***********************************/
4969 /* MC_CMD_REBOOT_MODE
4970  * Set the mode for the next MC reboot. Locks required: NONE. Sets the reboot
4971  * mode to the specified value. Returns the old mode.
4972  */
4973 #define MC_CMD_REBOOT_MODE 0x3f
4974 #undef  MC_CMD_0x3f_PRIVILEGE_CTG
4975
4976 #define MC_CMD_0x3f_PRIVILEGE_CTG SRIOV_CTG_INSECURE
4977
4978 /* MC_CMD_REBOOT_MODE_IN msgrequest */
4979 #define MC_CMD_REBOOT_MODE_IN_LEN 4
4980 #define MC_CMD_REBOOT_MODE_IN_VALUE_OFST 0
4981 #define MC_CMD_REBOOT_MODE_IN_VALUE_LEN 4
4982 /* enum: Normal. */
4983 #define MC_CMD_REBOOT_MODE_NORMAL 0x0
4984 /* enum: Power-on Reset. */
4985 #define MC_CMD_REBOOT_MODE_POR 0x2
4986 /* enum: Snapper. */
4987 #define MC_CMD_REBOOT_MODE_SNAPPER 0x3
4988 /* enum: snapper fake POR */
4989 #define MC_CMD_REBOOT_MODE_SNAPPER_POR 0x4
4990 #define MC_CMD_REBOOT_MODE_IN_FAKE_LBN 7
4991 #define MC_CMD_REBOOT_MODE_IN_FAKE_WIDTH 1
4992
4993 /* MC_CMD_REBOOT_MODE_OUT msgresponse */
4994 #define MC_CMD_REBOOT_MODE_OUT_LEN 4
4995 #define MC_CMD_REBOOT_MODE_OUT_VALUE_OFST 0
4996 #define MC_CMD_REBOOT_MODE_OUT_VALUE_LEN 4
4997
4998
4999 /***********************************/
5000 /* MC_CMD_SENSOR_INFO
5001  * Returns information about every available sensor.
5002  *
5003  * Each sensor has a single (16bit) value, and a corresponding state. The
5004  * mapping between value and state is nominally determined by the MC, but may
5005  * be implemented using up to 2 ranges per sensor.
5006  *
5007  * This call returns a mask (32bit) of the sensors that are supported by this
5008  * platform, then an array of sensor information structures, in order of sensor
5009  * type (but without gaps for unimplemented sensors). Each structure defines
5010  * the ranges for the corresponding sensor. An unused range is indicated by
5011  * equal limit values. If one range is used, a value outside that range results
5012  * in STATE_FATAL. If two ranges are used, a value outside the second range
5013  * results in STATE_FATAL while a value outside the first and inside the second
5014  * range results in STATE_WARNING.
5015  *
5016  * Sensor masks and sensor information arrays are organised into pages. For
5017  * backward compatibility, older host software can only use sensors in page 0.
5018  * Bit 32 in the sensor mask was previously unused, and is no reserved for use
5019  * as the next page flag.
5020  *
5021  * If the request does not contain a PAGE value then firmware will only return
5022  * page 0 of sensor information, with bit 31 in the sensor mask cleared.
5023  *
5024  * If the request contains a PAGE value then firmware responds with the sensor
5025  * mask and sensor information array for that page of sensors. In this case bit
5026  * 31 in the mask is set if another page exists.
5027  *
5028  * Locks required: None Returns: 0
5029  */
5030 #define MC_CMD_SENSOR_INFO 0x41
5031 #undef  MC_CMD_0x41_PRIVILEGE_CTG
5032
5033 #define MC_CMD_0x41_PRIVILEGE_CTG SRIOV_CTG_GENERAL
5034
5035 /* MC_CMD_SENSOR_INFO_IN msgrequest */
5036 #define MC_CMD_SENSOR_INFO_IN_LEN 0
5037
5038 /* MC_CMD_SENSOR_INFO_EXT_IN msgrequest */
5039 #define MC_CMD_SENSOR_INFO_EXT_IN_LEN 4
5040 /* Which page of sensors to report.
5041  *
5042  * Page 0 contains sensors 0 to 30 (sensor 31 is the next page bit).
5043  *
5044  * Page 1 contains sensors 32 to 62 (sensor 63 is the next page bit). etc.
5045  */
5046 #define MC_CMD_SENSOR_INFO_EXT_IN_PAGE_OFST 0
5047 #define MC_CMD_SENSOR_INFO_EXT_IN_PAGE_LEN 4
5048
5049 /* MC_CMD_SENSOR_INFO_OUT msgresponse */
5050 #define MC_CMD_SENSOR_INFO_OUT_LENMIN 4
5051 #define MC_CMD_SENSOR_INFO_OUT_LENMAX 252
5052 #define MC_CMD_SENSOR_INFO_OUT_LEN(num) (4+8*(num))
5053 #define MC_CMD_SENSOR_INFO_OUT_MASK_OFST 0
5054 #define MC_CMD_SENSOR_INFO_OUT_MASK_LEN 4
5055 /* enum: Controller temperature: degC */
5056 #define MC_CMD_SENSOR_CONTROLLER_TEMP 0x0
5057 /* enum: Phy common temperature: degC */
5058 #define MC_CMD_SENSOR_PHY_COMMON_TEMP 0x1
5059 /* enum: Controller cooling: bool */
5060 #define MC_CMD_SENSOR_CONTROLLER_COOLING 0x2
5061 /* enum: Phy 0 temperature: degC */
5062 #define MC_CMD_SENSOR_PHY0_TEMP 0x3
5063 /* enum: Phy 0 cooling: bool */
5064 #define MC_CMD_SENSOR_PHY0_COOLING 0x4
5065 /* enum: Phy 1 temperature: degC */
5066 #define MC_CMD_SENSOR_PHY1_TEMP 0x5
5067 /* enum: Phy 1 cooling: bool */
5068 #define MC_CMD_SENSOR_PHY1_COOLING 0x6
5069 /* enum: 1.0v power: mV */
5070 #define MC_CMD_SENSOR_IN_1V0 0x7
5071 /* enum: 1.2v power: mV */
5072 #define MC_CMD_SENSOR_IN_1V2 0x8
5073 /* enum: 1.8v power: mV */
5074 #define MC_CMD_SENSOR_IN_1V8 0x9
5075 /* enum: 2.5v power: mV */
5076 #define MC_CMD_SENSOR_IN_2V5 0xa
5077 /* enum: 3.3v power: mV */
5078 #define MC_CMD_SENSOR_IN_3V3 0xb
5079 /* enum: 12v power: mV */
5080 #define MC_CMD_SENSOR_IN_12V0 0xc
5081 /* enum: 1.2v analogue power: mV */
5082 #define MC_CMD_SENSOR_IN_1V2A 0xd
5083 /* enum: reference voltage: mV */
5084 #define MC_CMD_SENSOR_IN_VREF 0xe
5085 /* enum: AOE FPGA power: mV */
5086 #define MC_CMD_SENSOR_OUT_VAOE 0xf
5087 /* enum: AOE FPGA temperature: degC */
5088 #define MC_CMD_SENSOR_AOE_TEMP 0x10
5089 /* enum: AOE FPGA PSU temperature: degC */
5090 #define MC_CMD_SENSOR_PSU_AOE_TEMP 0x11
5091 /* enum: AOE PSU temperature: degC */
5092 #define MC_CMD_SENSOR_PSU_TEMP 0x12
5093 /* enum: Fan 0 speed: RPM */
5094 #define MC_CMD_SENSOR_FAN_0 0x13
5095 /* enum: Fan 1 speed: RPM */
5096 #define MC_CMD_SENSOR_FAN_1 0x14
5097 /* enum: Fan 2 speed: RPM */
5098 #define MC_CMD_SENSOR_FAN_2 0x15
5099 /* enum: Fan 3 speed: RPM */
5100 #define MC_CMD_SENSOR_FAN_3 0x16
5101 /* enum: Fan 4 speed: RPM */
5102 #define MC_CMD_SENSOR_FAN_4 0x17
5103 /* enum: AOE FPGA input power: mV */
5104 #define MC_CMD_SENSOR_IN_VAOE 0x18
5105 /* enum: AOE FPGA current: mA */
5106 #define MC_CMD_SENSOR_OUT_IAOE 0x19
5107 /* enum: AOE FPGA input current: mA */
5108 #define MC_CMD_SENSOR_IN_IAOE 0x1a
5109 /* enum: NIC power consumption: W */
5110 #define MC_CMD_SENSOR_NIC_POWER 0x1b
5111 /* enum: 0.9v power voltage: mV */
5112 #define MC_CMD_SENSOR_IN_0V9 0x1c
5113 /* enum: 0.9v power current: mA */
5114 #define MC_CMD_SENSOR_IN_I0V9 0x1d
5115 /* enum: 1.2v power current: mA */
5116 #define MC_CMD_SENSOR_IN_I1V2 0x1e
5117 /* enum: Not a sensor: reserved for the next page flag */
5118 #define MC_CMD_SENSOR_PAGE0_NEXT 0x1f
5119 /* enum: 0.9v power voltage (at ADC): mV */
5120 #define MC_CMD_SENSOR_IN_0V9_ADC 0x20
5121 /* enum: Controller temperature 2: degC */
5122 #define MC_CMD_SENSOR_CONTROLLER_2_TEMP 0x21
5123 /* enum: Voltage regulator internal temperature: degC */
5124 #define MC_CMD_SENSOR_VREG_INTERNAL_TEMP 0x22
5125 /* enum: 0.9V voltage regulator temperature: degC */
5126 #define MC_CMD_SENSOR_VREG_0V9_TEMP 0x23
5127 /* enum: 1.2V voltage regulator temperature: degC */
5128 #define MC_CMD_SENSOR_VREG_1V2_TEMP 0x24
5129 /* enum: controller internal temperature sensor voltage (internal ADC): mV */
5130 #define MC_CMD_SENSOR_CONTROLLER_VPTAT 0x25
5131 /* enum: controller internal temperature (internal ADC): degC */
5132 #define MC_CMD_SENSOR_CONTROLLER_INTERNAL_TEMP 0x26
5133 /* enum: controller internal temperature sensor voltage (external ADC): mV */
5134 #define MC_CMD_SENSOR_CONTROLLER_VPTAT_EXTADC 0x27
5135 /* enum: controller internal temperature (external ADC): degC */
5136 #define MC_CMD_SENSOR_CONTROLLER_INTERNAL_TEMP_EXTADC 0x28
5137 /* enum: ambient temperature: degC */
5138 #define MC_CMD_SENSOR_AMBIENT_TEMP 0x29
5139 /* enum: air flow: bool */
5140 #define MC_CMD_SENSOR_AIRFLOW 0x2a
5141 /* enum: voltage between VSS08D and VSS08D at CSR: mV */
5142 #define MC_CMD_SENSOR_VDD08D_VSS08D_CSR 0x2b
5143 /* enum: voltage between VSS08D and VSS08D at CSR (external ADC): mV */
5144 #define MC_CMD_SENSOR_VDD08D_VSS08D_CSR_EXTADC 0x2c
5145 /* enum: Hotpoint temperature: degC */
5146 #define MC_CMD_SENSOR_HOTPOINT_TEMP 0x2d
5147 /* enum: Port 0 PHY power switch over-current: bool */
5148 #define MC_CMD_SENSOR_PHY_POWER_PORT0 0x2e
5149 /* enum: Port 1 PHY power switch over-current: bool */
5150 #define MC_CMD_SENSOR_PHY_POWER_PORT1 0x2f
5151 /* enum: Mop-up microcontroller reference voltage: mV */
5152 #define MC_CMD_SENSOR_MUM_VCC 0x30
5153 /* enum: 0.9v power phase A voltage: mV */
5154 #define MC_CMD_SENSOR_IN_0V9_A 0x31
5155 /* enum: 0.9v power phase A current: mA */
5156 #define MC_CMD_SENSOR_IN_I0V9_A 0x32
5157 /* enum: 0.9V voltage regulator phase A temperature: degC */
5158 #define MC_CMD_SENSOR_VREG_0V9_A_TEMP 0x33
5159 /* enum: 0.9v power phase B voltage: mV */
5160 #define MC_CMD_SENSOR_IN_0V9_B 0x34
5161 /* enum: 0.9v power phase B current: mA */
5162 #define MC_CMD_SENSOR_IN_I0V9_B 0x35
5163 /* enum: 0.9V voltage regulator phase B temperature: degC */
5164 #define MC_CMD_SENSOR_VREG_0V9_B_TEMP 0x36
5165 /* enum: CCOM AVREG 1v2 supply (interval ADC): mV */
5166 #define MC_CMD_SENSOR_CCOM_AVREG_1V2_SUPPLY 0x37
5167 /* enum: CCOM AVREG 1v2 supply (external ADC): mV */
5168 #define MC_CMD_SENSOR_CCOM_AVREG_1V2_SUPPLY_EXTADC 0x38
5169 /* enum: CCOM AVREG 1v8 supply (interval ADC): mV */
5170 #define MC_CMD_SENSOR_CCOM_AVREG_1V8_SUPPLY 0x39
5171 /* enum: CCOM AVREG 1v8 supply (external ADC): mV */
5172 #define MC_CMD_SENSOR_CCOM_AVREG_1V8_SUPPLY_EXTADC 0x3a
5173 /* enum: CCOM RTS temperature: degC */
5174 #define MC_CMD_SENSOR_CONTROLLER_RTS 0x3b
5175 /* enum: Not a sensor: reserved for the next page flag */
5176 #define MC_CMD_SENSOR_PAGE1_NEXT 0x3f
5177 /* enum: controller internal temperature sensor voltage on master core
5178  * (internal ADC): mV
5179  */
5180 #define MC_CMD_SENSOR_CONTROLLER_MASTER_VPTAT 0x40
5181 /* enum: controller internal temperature on master core (internal ADC): degC */
5182 #define MC_CMD_SENSOR_CONTROLLER_MASTER_INTERNAL_TEMP 0x41
5183 /* enum: controller internal temperature sensor voltage on master core
5184  * (external ADC): mV
5185  */
5186 #define MC_CMD_SENSOR_CONTROLLER_MASTER_VPTAT_EXTADC 0x42
5187 /* enum: controller internal temperature on master core (external ADC): degC */
5188 #define MC_CMD_SENSOR_CONTROLLER_MASTER_INTERNAL_TEMP_EXTADC 0x43
5189 /* enum: controller internal temperature on slave core sensor voltage (internal
5190  * ADC): mV
5191  */
5192 #define MC_CMD_SENSOR_CONTROLLER_SLAVE_VPTAT 0x44
5193 /* enum: controller internal temperature on slave core (internal ADC): degC */
5194 #define MC_CMD_SENSOR_CONTROLLER_SLAVE_INTERNAL_TEMP 0x45
5195 /* enum: controller internal temperature on slave core sensor voltage (external
5196  * ADC): mV
5197  */
5198 #define MC_CMD_SENSOR_CONTROLLER_SLAVE_VPTAT_EXTADC 0x46
5199 /* enum: controller internal temperature on slave core (external ADC): degC */
5200 #define MC_CMD_SENSOR_CONTROLLER_SLAVE_INTERNAL_TEMP_EXTADC 0x47
5201 /* enum: Voltage supplied to the SODIMMs from their power supply: mV */
5202 #define MC_CMD_SENSOR_SODIMM_VOUT 0x49
5203 /* enum: Temperature of SODIMM 0 (if installed): degC */
5204 #define MC_CMD_SENSOR_SODIMM_0_TEMP 0x4a
5205 /* enum: Temperature of SODIMM 1 (if installed): degC */
5206 #define MC_CMD_SENSOR_SODIMM_1_TEMP 0x4b
5207 /* enum: Voltage supplied to the QSFP #0 from their power supply: mV */
5208 #define MC_CMD_SENSOR_PHY0_VCC 0x4c
5209 /* enum: Voltage supplied to the QSFP #1 from their power supply: mV */
5210 #define MC_CMD_SENSOR_PHY1_VCC 0x4d
5211 /* enum: Controller die temperature (TDIODE): degC */
5212 #define MC_CMD_SENSOR_CONTROLLER_TDIODE_TEMP 0x4e
5213 /* enum: Board temperature (front): degC */
5214 #define MC_CMD_SENSOR_BOARD_FRONT_TEMP 0x4f
5215 /* enum: Board temperature (back): degC */
5216 #define MC_CMD_SENSOR_BOARD_BACK_TEMP 0x50
5217 /* enum: 1.8v power current: mA */
5218 #define MC_CMD_SENSOR_IN_I1V8 0x51
5219 /* enum: 2.5v power current: mA */
5220 #define MC_CMD_SENSOR_IN_I2V5 0x52
5221 /* enum: 3.3v power current: mA */
5222 #define MC_CMD_SENSOR_IN_I3V3 0x53
5223 /* enum: 12v power current: mA */
5224 #define MC_CMD_SENSOR_IN_I12V0 0x54
5225 /* enum: 1.3v power: mV */
5226 #define MC_CMD_SENSOR_IN_1V3 0x55
5227 /* enum: 1.3v power current: mA */
5228 #define MC_CMD_SENSOR_IN_I1V3 0x56
5229 /* enum: Not a sensor: reserved for the next page flag */
5230 #define MC_CMD_SENSOR_PAGE2_NEXT 0x5f
5231 /* MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF */
5232 #define MC_CMD_SENSOR_ENTRY_OFST 4
5233 #define MC_CMD_SENSOR_ENTRY_LEN 8
5234 #define MC_CMD_SENSOR_ENTRY_LO_OFST 4
5235 #define MC_CMD_SENSOR_ENTRY_HI_OFST 8
5236 #define MC_CMD_SENSOR_ENTRY_MINNUM 0
5237 #define MC_CMD_SENSOR_ENTRY_MAXNUM 31
5238
5239 /* MC_CMD_SENSOR_INFO_EXT_OUT msgresponse */
5240 #define MC_CMD_SENSOR_INFO_EXT_OUT_LENMIN 4
5241 #define MC_CMD_SENSOR_INFO_EXT_OUT_LENMAX 252
5242 #define MC_CMD_SENSOR_INFO_EXT_OUT_LEN(num) (4+8*(num))
5243 #define MC_CMD_SENSOR_INFO_EXT_OUT_MASK_OFST 0
5244 #define MC_CMD_SENSOR_INFO_EXT_OUT_MASK_LEN 4
5245 /*            Enum values, see field(s): */
5246 /*               MC_CMD_SENSOR_INFO_OUT */
5247 #define MC_CMD_SENSOR_INFO_EXT_OUT_NEXT_PAGE_LBN 31
5248 #define MC_CMD_SENSOR_INFO_EXT_OUT_NEXT_PAGE_WIDTH 1
5249 /* MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF */
5250 /*            MC_CMD_SENSOR_ENTRY_OFST 4 */
5251 /*            MC_CMD_SENSOR_ENTRY_LEN 8 */
5252 /*            MC_CMD_SENSOR_ENTRY_LO_OFST 4 */
5253 /*            MC_CMD_SENSOR_ENTRY_HI_OFST 8 */
5254 /*            MC_CMD_SENSOR_ENTRY_MINNUM 0 */
5255 /*            MC_CMD_SENSOR_ENTRY_MAXNUM 31 */
5256
5257 /* MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF structuredef */
5258 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_LEN 8
5259 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_MIN1_OFST 0
5260 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_MIN1_LEN 2
5261 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_MIN1_LBN 0
5262 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_MIN1_WIDTH 16
5263 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_MAX1_OFST 2
5264 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_MAX1_LEN 2
5265 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_MAX1_LBN 16
5266 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_MAX1_WIDTH 16
5267 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_MIN2_OFST 4
5268 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_MIN2_LEN 2
5269 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_MIN2_LBN 32
5270 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_MIN2_WIDTH 16
5271 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_MAX2_OFST 6
5272 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_MAX2_LEN 2
5273 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_MAX2_LBN 48
5274 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_MAX2_WIDTH 16
5275
5276
5277 /***********************************/
5278 /* MC_CMD_READ_SENSORS
5279  * Returns the current reading from each sensor. DMAs an array of sensor
5280  * readings, in order of sensor type (but without gaps for unimplemented
5281  * sensors), into host memory. Each array element is a
5282  * MC_CMD_SENSOR_VALUE_ENTRY_TYPEDEF dword.
5283  *
5284  * If the request does not contain the LENGTH field then only sensors 0 to 30
5285  * are reported, to avoid DMA buffer overflow in older host software. If the
5286  * sensor reading require more space than the LENGTH allows, then return
5287  * EINVAL.
5288  *
5289  * The MC will send a SENSOREVT event every time any sensor changes state. The
5290  * driver is responsible for ensuring that it doesn't miss any events. The
5291  * board will function normally if all sensors are in STATE_OK or
5292  * STATE_WARNING. Otherwise the board should not be expected to function.
5293  */
5294 #define MC_CMD_READ_SENSORS 0x42
5295 #undef  MC_CMD_0x42_PRIVILEGE_CTG
5296
5297 #define MC_CMD_0x42_PRIVILEGE_CTG SRIOV_CTG_GENERAL
5298
5299 /* MC_CMD_READ_SENSORS_IN msgrequest */
5300 #define MC_CMD_READ_SENSORS_IN_LEN 8
5301 /* DMA address of host buffer for sensor readings (must be 4Kbyte aligned). */
5302 #define MC_CMD_READ_SENSORS_IN_DMA_ADDR_OFST 0
5303 #define MC_CMD_READ_SENSORS_IN_DMA_ADDR_LEN 8
5304 #define MC_CMD_READ_SENSORS_IN_DMA_ADDR_LO_OFST 0
5305 #define MC_CMD_READ_SENSORS_IN_DMA_ADDR_HI_OFST 4
5306
5307 /* MC_CMD_READ_SENSORS_EXT_IN msgrequest */
5308 #define MC_CMD_READ_SENSORS_EXT_IN_LEN 12
5309 /* DMA address of host buffer for sensor readings (must be 4Kbyte aligned). */
5310 #define MC_CMD_READ_SENSORS_EXT_IN_DMA_ADDR_OFST 0
5311 #define MC_CMD_READ_SENSORS_EXT_IN_DMA_ADDR_LEN 8
5312 #define MC_CMD_READ_SENSORS_EXT_IN_DMA_ADDR_LO_OFST 0
5313 #define MC_CMD_READ_SENSORS_EXT_IN_DMA_ADDR_HI_OFST 4
5314 /* Size in bytes of host buffer. */
5315 #define MC_CMD_READ_SENSORS_EXT_IN_LENGTH_OFST 8
5316 #define MC_CMD_READ_SENSORS_EXT_IN_LENGTH_LEN 4
5317
5318 /* MC_CMD_READ_SENSORS_OUT msgresponse */
5319 #define MC_CMD_READ_SENSORS_OUT_LEN 0
5320
5321 /* MC_CMD_READ_SENSORS_EXT_OUT msgresponse */
5322 #define MC_CMD_READ_SENSORS_EXT_OUT_LEN 0
5323
5324 /* MC_CMD_SENSOR_VALUE_ENTRY_TYPEDEF structuredef */
5325 #define MC_CMD_SENSOR_VALUE_ENTRY_TYPEDEF_LEN 4
5326 #define MC_CMD_SENSOR_VALUE_ENTRY_TYPEDEF_VALUE_OFST 0
5327 #define MC_CMD_SENSOR_VALUE_ENTRY_TYPEDEF_VALUE_LEN 2
5328 #define MC_CMD_SENSOR_VALUE_ENTRY_TYPEDEF_VALUE_LBN 0
5329 #define MC_CMD_SENSOR_VALUE_ENTRY_TYPEDEF_VALUE_WIDTH 16
5330 #define MC_CMD_SENSOR_VALUE_ENTRY_TYPEDEF_STATE_OFST 2
5331 #define MC_CMD_SENSOR_VALUE_ENTRY_TYPEDEF_STATE_LEN 1
5332 /* enum: Ok. */
5333 #define MC_CMD_SENSOR_STATE_OK 0x0
5334 /* enum: Breached warning threshold. */
5335 #define MC_CMD_SENSOR_STATE_WARNING 0x1
5336 /* enum: Breached fatal threshold. */
5337 #define MC_CMD_SENSOR_STATE_FATAL 0x2
5338 /* enum: Fault with sensor. */
5339 #define MC_CMD_SENSOR_STATE_BROKEN 0x3
5340 /* enum: Sensor is working but does not currently have a reading. */
5341 #define MC_CMD_SENSOR_STATE_NO_READING 0x4
5342 /* enum: Sensor initialisation failed. */
5343 #define MC_CMD_SENSOR_STATE_INIT_FAILED 0x5
5344 #define MC_CMD_SENSOR_VALUE_ENTRY_TYPEDEF_STATE_LBN 16
5345 #define MC_CMD_SENSOR_VALUE_ENTRY_TYPEDEF_STATE_WIDTH 8
5346 #define MC_CMD_SENSOR_VALUE_ENTRY_TYPEDEF_TYPE_OFST 3
5347 #define MC_CMD_SENSOR_VALUE_ENTRY_TYPEDEF_TYPE_LEN 1
5348 /*            Enum values, see field(s): */
5349 /*               MC_CMD_SENSOR_INFO/MC_CMD_SENSOR_INFO_OUT/MASK */
5350 #define MC_CMD_SENSOR_VALUE_ENTRY_TYPEDEF_TYPE_LBN 24
5351 #define MC_CMD_SENSOR_VALUE_ENTRY_TYPEDEF_TYPE_WIDTH 8
5352
5353
5354 /***********************************/
5355 /* MC_CMD_GET_PHY_STATE
5356  * Report current state of PHY. A 'zombie' PHY is a PHY that has failed to boot
5357  * (e.g. due to missing or corrupted firmware). Locks required: None. Return
5358  * code: 0
5359  */
5360 #define MC_CMD_GET_PHY_STATE 0x43
5361 #undef  MC_CMD_0x43_PRIVILEGE_CTG
5362
5363 #define MC_CMD_0x43_PRIVILEGE_CTG SRIOV_CTG_GENERAL
5364
5365 /* MC_CMD_GET_PHY_STATE_IN msgrequest */
5366 #define MC_CMD_GET_PHY_STATE_IN_LEN 0
5367
5368 /* MC_CMD_GET_PHY_STATE_OUT msgresponse */
5369 #define MC_CMD_GET_PHY_STATE_OUT_LEN 4
5370 #define MC_CMD_GET_PHY_STATE_OUT_STATE_OFST 0
5371 #define MC_CMD_GET_PHY_STATE_OUT_STATE_LEN 4
5372 /* enum: Ok. */
5373 #define MC_CMD_PHY_STATE_OK 0x1
5374 /* enum: Faulty. */
5375 #define MC_CMD_PHY_STATE_ZOMBIE 0x2
5376
5377
5378 /***********************************/
5379 /* MC_CMD_SETUP_8021QBB
5380  * 802.1Qbb control. 8 Tx queues that map to priorities 0 - 7. Use all 1s to
5381  * disable 802.Qbb for a given priority.
5382  */
5383 #define MC_CMD_SETUP_8021QBB 0x44
5384
5385 /* MC_CMD_SETUP_8021QBB_IN msgrequest */
5386 #define MC_CMD_SETUP_8021QBB_IN_LEN 32
5387 #define MC_CMD_SETUP_8021QBB_IN_TXQS_OFST 0
5388 #define MC_CMD_SETUP_8021QBB_IN_TXQS_LEN 32
5389
5390 /* MC_CMD_SETUP_8021QBB_OUT msgresponse */
5391 #define MC_CMD_SETUP_8021QBB_OUT_LEN 0
5392
5393
5394 /***********************************/
5395 /* MC_CMD_WOL_FILTER_GET
5396  * Retrieve ID of any WoL filters. Locks required: None. Returns: 0, ENOSYS
5397  */
5398 #define MC_CMD_WOL_FILTER_GET 0x45
5399 #undef  MC_CMD_0x45_PRIVILEGE_CTG
5400
5401 #define MC_CMD_0x45_PRIVILEGE_CTG SRIOV_CTG_LINK
5402
5403 /* MC_CMD_WOL_FILTER_GET_IN msgrequest */
5404 #define MC_CMD_WOL_FILTER_GET_IN_LEN 0
5405
5406 /* MC_CMD_WOL_FILTER_GET_OUT msgresponse */
5407 #define MC_CMD_WOL_FILTER_GET_OUT_LEN 4
5408 #define MC_CMD_WOL_FILTER_GET_OUT_FILTER_ID_OFST 0
5409 #define MC_CMD_WOL_FILTER_GET_OUT_FILTER_ID_LEN 4
5410
5411
5412 /***********************************/
5413 /* MC_CMD_ADD_LIGHTSOUT_OFFLOAD
5414  * Add a protocol offload to NIC for lights-out state. Locks required: None.
5415  * Returns: 0, ENOSYS
5416  */
5417 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD 0x46
5418 #undef  MC_CMD_0x46_PRIVILEGE_CTG
5419
5420 #define MC_CMD_0x46_PRIVILEGE_CTG SRIOV_CTG_LINK
5421
5422 /* MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN msgrequest */
5423 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_LENMIN 8
5424 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_LENMAX 252
5425 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_LEN(num) (4+4*(num))
5426 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_PROTOCOL_OFST 0
5427 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_PROTOCOL_LEN 4
5428 #define MC_CMD_LIGHTSOUT_OFFLOAD_PROTOCOL_ARP 0x1 /* enum */
5429 #define MC_CMD_LIGHTSOUT_OFFLOAD_PROTOCOL_NS 0x2 /* enum */
5430 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_DATA_OFST 4
5431 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_DATA_LEN 4
5432 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_DATA_MINNUM 1
5433 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_DATA_MAXNUM 62
5434
5435 /* MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_ARP msgrequest */
5436 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_ARP_LEN 14
5437 /*            MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_PROTOCOL_OFST 0 */
5438 /*            MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_PROTOCOL_LEN 4 */
5439 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_ARP_MAC_OFST 4
5440 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_ARP_MAC_LEN 6
5441 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_ARP_IP_OFST 10
5442 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_ARP_IP_LEN 4
5443
5444 /* MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_NS msgrequest */
5445 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_NS_LEN 42
5446 /*            MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_PROTOCOL_OFST 0 */
5447 /*            MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_PROTOCOL_LEN 4 */
5448 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_NS_MAC_OFST 4
5449 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_NS_MAC_LEN 6
5450 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_NS_SNIPV6_OFST 10
5451 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_NS_SNIPV6_LEN 16
5452 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_NS_IPV6_OFST 26
5453 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_NS_IPV6_LEN 16
5454
5455 /* MC_CMD_ADD_LIGHTSOUT_OFFLOAD_OUT msgresponse */
5456 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_OUT_LEN 4
5457 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_OUT_FILTER_ID_OFST 0
5458 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_OUT_FILTER_ID_LEN 4
5459
5460
5461 /***********************************/
5462 /* MC_CMD_REMOVE_LIGHTSOUT_OFFLOAD
5463  * Remove a protocol offload from NIC for lights-out state. Locks required:
5464  * None. Returns: 0, ENOSYS
5465  */
5466 #define MC_CMD_REMOVE_LIGHTSOUT_OFFLOAD 0x47
5467 #undef  MC_CMD_0x47_PRIVILEGE_CTG
5468
5469 #define MC_CMD_0x47_PRIVILEGE_CTG SRIOV_CTG_LINK
5470
5471 /* MC_CMD_REMOVE_LIGHTSOUT_OFFLOAD_IN msgrequest */
5472 #define MC_CMD_REMOVE_LIGHTSOUT_OFFLOAD_IN_LEN 8
5473 #define MC_CMD_REMOVE_LIGHTSOUT_OFFLOAD_IN_PROTOCOL_OFST 0
5474 #define MC_CMD_REMOVE_LIGHTSOUT_OFFLOAD_IN_PROTOCOL_LEN 4
5475 #define MC_CMD_REMOVE_LIGHTSOUT_OFFLOAD_IN_FILTER_ID_OFST 4
5476 #define MC_CMD_REMOVE_LIGHTSOUT_OFFLOAD_IN_FILTER_ID_LEN 4
5477
5478 /* MC_CMD_REMOVE_LIGHTSOUT_OFFLOAD_OUT msgresponse */
5479 #define MC_CMD_REMOVE_LIGHTSOUT_OFFLOAD_OUT_LEN 0
5480
5481
5482 /***********************************/
5483 /* MC_CMD_MAC_RESET_RESTORE
5484  * Restore MAC after block reset. Locks required: None. Returns: 0.
5485  */
5486 #define MC_CMD_MAC_RESET_RESTORE 0x48
5487
5488 /* MC_CMD_MAC_RESET_RESTORE_IN msgrequest */
5489 #define MC_CMD_MAC_RESET_RESTORE_IN_LEN 0
5490
5491 /* MC_CMD_MAC_RESET_RESTORE_OUT msgresponse */
5492 #define MC_CMD_MAC_RESET_RESTORE_OUT_LEN 0
5493
5494
5495 /***********************************/
5496 /* MC_CMD_TESTASSERT
5497  * Deliberately trigger an assert-detonation in the firmware for testing
5498  * purposes (i.e. to allow tests that the driver copes gracefully). Locks
5499  * required: None Returns: 0
5500  */
5501 #define MC_CMD_TESTASSERT 0x49
5502 #undef  MC_CMD_0x49_PRIVILEGE_CTG
5503
5504 #define MC_CMD_0x49_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
5505
5506 /* MC_CMD_TESTASSERT_IN msgrequest */
5507 #define MC_CMD_TESTASSERT_IN_LEN 0
5508
5509 /* MC_CMD_TESTASSERT_OUT msgresponse */
5510 #define MC_CMD_TESTASSERT_OUT_LEN 0
5511
5512 /* MC_CMD_TESTASSERT_V2_IN msgrequest */
5513 #define MC_CMD_TESTASSERT_V2_IN_LEN 4
5514 /* How to provoke the assertion */
5515 #define MC_CMD_TESTASSERT_V2_IN_TYPE_OFST 0
5516 #define MC_CMD_TESTASSERT_V2_IN_TYPE_LEN 4
5517 /* enum: Assert using the FAIL_ASSERTION_WITH_USEFUL_VALUES macro. Unless
5518  * you're testing firmware, this is what you want.
5519  */
5520 #define MC_CMD_TESTASSERT_V2_IN_FAIL_ASSERTION_WITH_USEFUL_VALUES 0x0
5521 /* enum: Assert using assert(0); */
5522 #define MC_CMD_TESTASSERT_V2_IN_ASSERT_FALSE 0x1
5523 /* enum: Deliberately trigger a watchdog */
5524 #define MC_CMD_TESTASSERT_V2_IN_WATCHDOG 0x2
5525 /* enum: Deliberately trigger a trap by loading from an invalid address */
5526 #define MC_CMD_TESTASSERT_V2_IN_LOAD_TRAP 0x3
5527 /* enum: Deliberately trigger a trap by storing to an invalid address */
5528 #define MC_CMD_TESTASSERT_V2_IN_STORE_TRAP 0x4
5529 /* enum: Jump to an invalid address */
5530 #define MC_CMD_TESTASSERT_V2_IN_JUMP_TRAP 0x5
5531
5532 /* MC_CMD_TESTASSERT_V2_OUT msgresponse */
5533 #define MC_CMD_TESTASSERT_V2_OUT_LEN 0
5534
5535
5536 /***********************************/
5537 /* MC_CMD_WORKAROUND
5538  * Enable/Disable a given workaround. The mcfw will return EINVAL if it doesn't
5539  * understand the given workaround number - which should not be treated as a
5540  * hard error by client code. This op does not imply any semantics about each
5541  * workaround, that's between the driver and the mcfw on a per-workaround
5542  * basis. Locks required: None. Returns: 0, EINVAL .
5543  */
5544 #define MC_CMD_WORKAROUND 0x4a
5545 #undef  MC_CMD_0x4a_PRIVILEGE_CTG
5546
5547 #define MC_CMD_0x4a_PRIVILEGE_CTG SRIOV_CTG_ADMIN
5548
5549 /* MC_CMD_WORKAROUND_IN msgrequest */
5550 #define MC_CMD_WORKAROUND_IN_LEN 8
5551 /* The enums here must correspond with those in MC_CMD_GET_WORKAROUND. */
5552 #define MC_CMD_WORKAROUND_IN_TYPE_OFST 0
5553 #define MC_CMD_WORKAROUND_IN_TYPE_LEN 4
5554 /* enum: Bug 17230 work around. */
5555 #define MC_CMD_WORKAROUND_BUG17230 0x1
5556 /* enum: Bug 35388 work around (unsafe EVQ writes). */
5557 #define MC_CMD_WORKAROUND_BUG35388 0x2
5558 /* enum: Bug35017 workaround (A64 tables must be identity map) */
5559 #define MC_CMD_WORKAROUND_BUG35017 0x3
5560 /* enum: Bug 41750 present (MC_CMD_TRIGGER_INTERRUPT won't work) */
5561 #define MC_CMD_WORKAROUND_BUG41750 0x4
5562 /* enum: Bug 42008 present (Interrupts can overtake associated events). Caution
5563  * - before adding code that queries this workaround, remember that there's
5564  * released Monza firmware that doesn't understand MC_CMD_WORKAROUND_BUG42008,
5565  * and will hence (incorrectly) report that the bug doesn't exist.
5566  */
5567 #define MC_CMD_WORKAROUND_BUG42008 0x5
5568 /* enum: Bug 26807 features present in firmware (multicast filter chaining)
5569  * This feature cannot be turned on/off while there are any filters already
5570  * present. The behaviour in such case depends on the acting client's privilege
5571  * level. If the client has the admin privilege, then all functions that have
5572  * filters installed will be FLRed and the FLR_DONE flag will be set. Otherwise
5573  * the command will fail with MC_CMD_ERR_FILTERS_PRESENT.
5574  */
5575 #define MC_CMD_WORKAROUND_BUG26807 0x6
5576 /* enum: Bug 61265 work around (broken EVQ TMR writes). */
5577 #define MC_CMD_WORKAROUND_BUG61265 0x7
5578 /* 0 = disable the workaround indicated by TYPE; any non-zero value = enable
5579  * the workaround
5580  */
5581 #define MC_CMD_WORKAROUND_IN_ENABLED_OFST 4
5582 #define MC_CMD_WORKAROUND_IN_ENABLED_LEN 4
5583
5584 /* MC_CMD_WORKAROUND_OUT msgresponse */
5585 #define MC_CMD_WORKAROUND_OUT_LEN 0
5586
5587 /* MC_CMD_WORKAROUND_EXT_OUT msgresponse: This response format will be used
5588  * when (TYPE == MC_CMD_WORKAROUND_BUG26807)
5589  */
5590 #define MC_CMD_WORKAROUND_EXT_OUT_LEN 4
5591 #define MC_CMD_WORKAROUND_EXT_OUT_FLAGS_OFST 0
5592 #define MC_CMD_WORKAROUND_EXT_OUT_FLAGS_LEN 4
5593 #define MC_CMD_WORKAROUND_EXT_OUT_FLR_DONE_LBN 0
5594 #define MC_CMD_WORKAROUND_EXT_OUT_FLR_DONE_WIDTH 1
5595
5596
5597 /***********************************/
5598 /* MC_CMD_GET_PHY_MEDIA_INFO
5599  * Read media-specific data from PHY (e.g. SFP/SFP+ module ID information for
5600  * SFP+ PHYs). The 'media type' can be found via GET_PHY_CFG
5601  * (GET_PHY_CFG_OUT_MEDIA_TYPE); the valid 'page number' input values, and the
5602  * output data, are interpreted on a per-type basis. For SFP+: PAGE=0 or 1
5603  * returns a 128-byte block read from module I2C address 0xA0 offset 0 or 0x80.
5604  * Anything else: currently undefined. Locks required: None. Return code: 0.
5605  */
5606 #define MC_CMD_GET_PHY_MEDIA_INFO 0x4b
5607 #undef  MC_CMD_0x4b_PRIVILEGE_CTG
5608
5609 #define MC_CMD_0x4b_PRIVILEGE_CTG SRIOV_CTG_ADMIN
5610
5611 /* MC_CMD_GET_PHY_MEDIA_INFO_IN msgrequest */
5612 #define MC_CMD_GET_PHY_MEDIA_INFO_IN_LEN 4
5613 #define MC_CMD_GET_PHY_MEDIA_INFO_IN_PAGE_OFST 0
5614 #define MC_CMD_GET_PHY_MEDIA_INFO_IN_PAGE_LEN 4
5615
5616 /* MC_CMD_GET_PHY_MEDIA_INFO_OUT msgresponse */
5617 #define MC_CMD_GET_PHY_MEDIA_INFO_OUT_LENMIN 5
5618 #define MC_CMD_GET_PHY_MEDIA_INFO_OUT_LENMAX 252
5619 #define MC_CMD_GET_PHY_MEDIA_INFO_OUT_LEN(num) (4+1*(num))
5620 /* in bytes */
5621 #define MC_CMD_GET_PHY_MEDIA_INFO_OUT_DATALEN_OFST 0
5622 #define MC_CMD_GET_PHY_MEDIA_INFO_OUT_DATALEN_LEN 4
5623 #define MC_CMD_GET_PHY_MEDIA_INFO_OUT_DATA_OFST 4
5624 #define MC_CMD_GET_PHY_MEDIA_INFO_OUT_DATA_LEN 1
5625 #define MC_CMD_GET_PHY_MEDIA_INFO_OUT_DATA_MINNUM 1
5626 #define MC_CMD_GET_PHY_MEDIA_INFO_OUT_DATA_MAXNUM 248
5627
5628
5629 /***********************************/
5630 /* MC_CMD_NVRAM_TEST
5631  * Test a particular NVRAM partition for valid contents (where "valid" depends
5632  * on the type of partition).
5633  */
5634 #define MC_CMD_NVRAM_TEST 0x4c
5635 #undef  MC_CMD_0x4c_PRIVILEGE_CTG
5636
5637 #define MC_CMD_0x4c_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
5638
5639 /* MC_CMD_NVRAM_TEST_IN msgrequest */
5640 #define MC_CMD_NVRAM_TEST_IN_LEN 4
5641 #define MC_CMD_NVRAM_TEST_IN_TYPE_OFST 0
5642 #define MC_CMD_NVRAM_TEST_IN_TYPE_LEN 4
5643 /*            Enum values, see field(s): */
5644 /*               MC_CMD_NVRAM_TYPES/MC_CMD_NVRAM_TYPES_OUT/TYPES */
5645
5646 /* MC_CMD_NVRAM_TEST_OUT msgresponse */
5647 #define MC_CMD_NVRAM_TEST_OUT_LEN 4
5648 #define MC_CMD_NVRAM_TEST_OUT_RESULT_OFST 0
5649 #define MC_CMD_NVRAM_TEST_OUT_RESULT_LEN 4
5650 /* enum: Passed. */
5651 #define MC_CMD_NVRAM_TEST_PASS 0x0
5652 /* enum: Failed. */
5653 #define MC_CMD_NVRAM_TEST_FAIL 0x1
5654 /* enum: Not supported. */
5655 #define MC_CMD_NVRAM_TEST_NOTSUPP 0x2
5656
5657
5658 /***********************************/
5659 /* MC_CMD_MRSFP_TWEAK
5660  * Read status and/or set parameters for the 'mrsfp' driver in mr_rusty builds.
5661  * I2C I/O expander bits are always read; if equaliser parameters are supplied,
5662  * they are configured first. Locks required: None. Return code: 0, EINVAL.
5663  */
5664 #define MC_CMD_MRSFP_TWEAK 0x4d
5665
5666 /* MC_CMD_MRSFP_TWEAK_IN_EQ_CONFIG msgrequest */
5667 #define MC_CMD_MRSFP_TWEAK_IN_EQ_CONFIG_LEN 16
5668 /* 0-6 low->high de-emph. */
5669 #define MC_CMD_MRSFP_TWEAK_IN_EQ_CONFIG_TXEQ_LEVEL_OFST 0
5670 #define MC_CMD_MRSFP_TWEAK_IN_EQ_CONFIG_TXEQ_LEVEL_LEN 4
5671 /* 0-8 low->high ref.V */
5672 #define MC_CMD_MRSFP_TWEAK_IN_EQ_CONFIG_TXEQ_DT_CFG_OFST 4
5673 #define MC_CMD_MRSFP_TWEAK_IN_EQ_CONFIG_TXEQ_DT_CFG_LEN 4
5674 /* 0-8 0-8 low->high boost */
5675 #define MC_CMD_MRSFP_TWEAK_IN_EQ_CONFIG_RXEQ_BOOST_OFST 8
5676 #define MC_CMD_MRSFP_TWEAK_IN_EQ_CONFIG_RXEQ_BOOST_LEN 4
5677 /* 0-8 low->high ref.V */
5678 #define MC_CMD_MRSFP_TWEAK_IN_EQ_CONFIG_RXEQ_DT_CFG_OFST 12
5679 #define MC_CMD_MRSFP_TWEAK_IN_EQ_CONFIG_RXEQ_DT_CFG_LEN 4
5680
5681 /* MC_CMD_MRSFP_TWEAK_IN_READ_ONLY msgrequest */
5682 #define MC_CMD_MRSFP_TWEAK_IN_READ_ONLY_LEN 0
5683
5684 /* MC_CMD_MRSFP_TWEAK_OUT msgresponse */
5685 #define MC_CMD_MRSFP_TWEAK_OUT_LEN 12
5686 /* input bits */
5687 #define MC_CMD_MRSFP_TWEAK_OUT_IOEXP_INPUTS_OFST 0
5688 #define MC_CMD_MRSFP_TWEAK_OUT_IOEXP_INPUTS_LEN 4
5689 /* output bits */
5690 #define MC_CMD_MRSFP_TWEAK_OUT_IOEXP_OUTPUTS_OFST 4
5691 #define MC_CMD_MRSFP_TWEAK_OUT_IOEXP_OUTPUTS_LEN 4
5692 /* direction */
5693 #define MC_CMD_MRSFP_TWEAK_OUT_IOEXP_DIRECTION_OFST 8
5694 #define MC_CMD_MRSFP_TWEAK_OUT_IOEXP_DIRECTION_LEN 4
5695 /* enum: Out. */
5696 #define MC_CMD_MRSFP_TWEAK_OUT_IOEXP_DIRECTION_OUT 0x0
5697 /* enum: In. */
5698 #define MC_CMD_MRSFP_TWEAK_OUT_IOEXP_DIRECTION_IN 0x1
5699
5700
5701 /***********************************/
5702 /* MC_CMD_SENSOR_SET_LIMS
5703  * Adjusts the sensor limits. This is a warranty-voiding operation. Returns:
5704  * ENOENT if the sensor specified does not exist, EINVAL if the limits are out
5705  * of range.
5706  */
5707 #define MC_CMD_SENSOR_SET_LIMS 0x4e
5708 #undef  MC_CMD_0x4e_PRIVILEGE_CTG
5709
5710 #define MC_CMD_0x4e_PRIVILEGE_CTG SRIOV_CTG_INSECURE
5711
5712 /* MC_CMD_SENSOR_SET_LIMS_IN msgrequest */
5713 #define MC_CMD_SENSOR_SET_LIMS_IN_LEN 20
5714 #define MC_CMD_SENSOR_SET_LIMS_IN_SENSOR_OFST 0
5715 #define MC_CMD_SENSOR_SET_LIMS_IN_SENSOR_LEN 4
5716 /*            Enum values, see field(s): */
5717 /*               MC_CMD_SENSOR_INFO/MC_CMD_SENSOR_INFO_OUT/MASK */
5718 /* interpretation is is sensor-specific. */
5719 #define MC_CMD_SENSOR_SET_LIMS_IN_LOW0_OFST 4
5720 #define MC_CMD_SENSOR_SET_LIMS_IN_LOW0_LEN 4
5721 /* interpretation is is sensor-specific. */
5722 #define MC_CMD_SENSOR_SET_LIMS_IN_HI0_OFST 8
5723 #define MC_CMD_SENSOR_SET_LIMS_IN_HI0_LEN 4
5724 /* interpretation is is sensor-specific. */
5725 #define MC_CMD_SENSOR_SET_LIMS_IN_LOW1_OFST 12
5726 #define MC_CMD_SENSOR_SET_LIMS_IN_LOW1_LEN 4
5727 /* interpretation is is sensor-specific. */
5728 #define MC_CMD_SENSOR_SET_LIMS_IN_HI1_OFST 16
5729 #define MC_CMD_SENSOR_SET_LIMS_IN_HI1_LEN 4
5730
5731 /* MC_CMD_SENSOR_SET_LIMS_OUT msgresponse */
5732 #define MC_CMD_SENSOR_SET_LIMS_OUT_LEN 0
5733
5734
5735 /***********************************/
5736 /* MC_CMD_GET_RESOURCE_LIMITS
5737  */
5738 #define MC_CMD_GET_RESOURCE_LIMITS 0x4f
5739
5740 /* MC_CMD_GET_RESOURCE_LIMITS_IN msgrequest */
5741 #define MC_CMD_GET_RESOURCE_LIMITS_IN_LEN 0
5742
5743 /* MC_CMD_GET_RESOURCE_LIMITS_OUT msgresponse */
5744 #define MC_CMD_GET_RESOURCE_LIMITS_OUT_LEN 16
5745 #define MC_CMD_GET_RESOURCE_LIMITS_OUT_BUFTBL_OFST 0
5746 #define MC_CMD_GET_RESOURCE_LIMITS_OUT_BUFTBL_LEN 4
5747 #define MC_CMD_GET_RESOURCE_LIMITS_OUT_EVQ_OFST 4
5748 #define MC_CMD_GET_RESOURCE_LIMITS_OUT_EVQ_LEN 4
5749 #define MC_CMD_GET_RESOURCE_LIMITS_OUT_RXQ_OFST 8
5750 #define MC_CMD_GET_RESOURCE_LIMITS_OUT_RXQ_LEN 4
5751 #define MC_CMD_GET_RESOURCE_LIMITS_OUT_TXQ_OFST 12
5752 #define MC_CMD_GET_RESOURCE_LIMITS_OUT_TXQ_LEN 4
5753
5754
5755 /***********************************/
5756 /* MC_CMD_NVRAM_PARTITIONS
5757  * Reads the list of available virtual NVRAM partition types. Locks required:
5758  * none. Returns: 0, EINVAL (bad type).
5759  */
5760 #define MC_CMD_NVRAM_PARTITIONS 0x51
5761 #undef  MC_CMD_0x51_PRIVILEGE_CTG
5762
5763 #define MC_CMD_0x51_PRIVILEGE_CTG SRIOV_CTG_ADMIN
5764
5765 /* MC_CMD_NVRAM_PARTITIONS_IN msgrequest */
5766 #define MC_CMD_NVRAM_PARTITIONS_IN_LEN 0
5767
5768 /* MC_CMD_NVRAM_PARTITIONS_OUT msgresponse */
5769 #define MC_CMD_NVRAM_PARTITIONS_OUT_LENMIN 4
5770 #define MC_CMD_NVRAM_PARTITIONS_OUT_LENMAX 252
5771 #define MC_CMD_NVRAM_PARTITIONS_OUT_LEN(num) (4+4*(num))
5772 /* total number of partitions */
5773 #define MC_CMD_NVRAM_PARTITIONS_OUT_NUM_PARTITIONS_OFST 0
5774 #define MC_CMD_NVRAM_PARTITIONS_OUT_NUM_PARTITIONS_LEN 4
5775 /* type ID code for each of NUM_PARTITIONS partitions */
5776 #define MC_CMD_NVRAM_PARTITIONS_OUT_TYPE_ID_OFST 4
5777 #define MC_CMD_NVRAM_PARTITIONS_OUT_TYPE_ID_LEN 4
5778 #define MC_CMD_NVRAM_PARTITIONS_OUT_TYPE_ID_MINNUM 0
5779 #define MC_CMD_NVRAM_PARTITIONS_OUT_TYPE_ID_MAXNUM 62
5780
5781
5782 /***********************************/
5783 /* MC_CMD_NVRAM_METADATA
5784  * Reads soft metadata for a virtual NVRAM partition type. Locks required:
5785  * none. Returns: 0, EINVAL (bad type).
5786  */
5787 #define MC_CMD_NVRAM_METADATA 0x52
5788 #undef  MC_CMD_0x52_PRIVILEGE_CTG
5789
5790 #define MC_CMD_0x52_PRIVILEGE_CTG SRIOV_CTG_ADMIN
5791
5792 /* MC_CMD_NVRAM_METADATA_IN msgrequest */
5793 #define MC_CMD_NVRAM_METADATA_IN_LEN 4
5794 /* Partition type ID code */
5795 #define MC_CMD_NVRAM_METADATA_IN_TYPE_OFST 0
5796 #define MC_CMD_NVRAM_METADATA_IN_TYPE_LEN 4
5797
5798 /* MC_CMD_NVRAM_METADATA_OUT msgresponse */
5799 #define MC_CMD_NVRAM_METADATA_OUT_LENMIN 20
5800 #define MC_CMD_NVRAM_METADATA_OUT_LENMAX 252
5801 #define MC_CMD_NVRAM_METADATA_OUT_LEN(num) (20+1*(num))
5802 /* Partition type ID code */
5803 #define MC_CMD_NVRAM_METADATA_OUT_TYPE_OFST 0
5804 #define MC_CMD_NVRAM_METADATA_OUT_TYPE_LEN 4
5805 #define MC_CMD_NVRAM_METADATA_OUT_FLAGS_OFST 4
5806 #define MC_CMD_NVRAM_METADATA_OUT_FLAGS_LEN 4
5807 #define MC_CMD_NVRAM_METADATA_OUT_SUBTYPE_VALID_LBN 0
5808 #define MC_CMD_NVRAM_METADATA_OUT_SUBTYPE_VALID_WIDTH 1
5809 #define MC_CMD_NVRAM_METADATA_OUT_VERSION_VALID_LBN 1
5810 #define MC_CMD_NVRAM_METADATA_OUT_VERSION_VALID_WIDTH 1
5811 #define MC_CMD_NVRAM_METADATA_OUT_DESCRIPTION_VALID_LBN 2
5812 #define MC_CMD_NVRAM_METADATA_OUT_DESCRIPTION_VALID_WIDTH 1
5813 /* Subtype ID code for content of this partition */
5814 #define MC_CMD_NVRAM_METADATA_OUT_SUBTYPE_OFST 8
5815 #define MC_CMD_NVRAM_METADATA_OUT_SUBTYPE_LEN 4
5816 /* 1st component of W.X.Y.Z version number for content of this partition */
5817 #define MC_CMD_NVRAM_METADATA_OUT_VERSION_W_OFST 12
5818 #define MC_CMD_NVRAM_METADATA_OUT_VERSION_W_LEN 2
5819 /* 2nd component of W.X.Y.Z version number for content of this partition */
5820 #define MC_CMD_NVRAM_METADATA_OUT_VERSION_X_OFST 14
5821 #define MC_CMD_NVRAM_METADATA_OUT_VERSION_X_LEN 2
5822 /* 3rd component of W.X.Y.Z version number for content of this partition */
5823 #define MC_CMD_NVRAM_METADATA_OUT_VERSION_Y_OFST 16
5824 #define MC_CMD_NVRAM_METADATA_OUT_VERSION_Y_LEN 2
5825 /* 4th component of W.X.Y.Z version number for content of this partition */
5826 #define MC_CMD_NVRAM_METADATA_OUT_VERSION_Z_OFST 18
5827 #define MC_CMD_NVRAM_METADATA_OUT_VERSION_Z_LEN 2
5828 /* Zero-terminated string describing the content of this partition */
5829 #define MC_CMD_NVRAM_METADATA_OUT_DESCRIPTION_OFST 20
5830 #define MC_CMD_NVRAM_METADATA_OUT_DESCRIPTION_LEN 1
5831 #define MC_CMD_NVRAM_METADATA_OUT_DESCRIPTION_MINNUM 0
5832 #define MC_CMD_NVRAM_METADATA_OUT_DESCRIPTION_MAXNUM 232
5833
5834
5835 /***********************************/
5836 /* MC_CMD_GET_MAC_ADDRESSES
5837  * Returns the base MAC, count and stride for the requesting function
5838  */
5839 #define MC_CMD_GET_MAC_ADDRESSES 0x55
5840 #undef  MC_CMD_0x55_PRIVILEGE_CTG
5841
5842 #define MC_CMD_0x55_PRIVILEGE_CTG SRIOV_CTG_GENERAL
5843
5844 /* MC_CMD_GET_MAC_ADDRESSES_IN msgrequest */
5845 #define MC_CMD_GET_MAC_ADDRESSES_IN_LEN 0
5846
5847 /* MC_CMD_GET_MAC_ADDRESSES_OUT msgresponse */
5848 #define MC_CMD_GET_MAC_ADDRESSES_OUT_LEN 16
5849 /* Base MAC address */
5850 #define MC_CMD_GET_MAC_ADDRESSES_OUT_MAC_ADDR_BASE_OFST 0
5851 #define MC_CMD_GET_MAC_ADDRESSES_OUT_MAC_ADDR_BASE_LEN 6
5852 /* Padding */
5853 #define MC_CMD_GET_MAC_ADDRESSES_OUT_RESERVED_OFST 6
5854 #define MC_CMD_GET_MAC_ADDRESSES_OUT_RESERVED_LEN 2
5855 /* Number of allocated MAC addresses */
5856 #define MC_CMD_GET_MAC_ADDRESSES_OUT_MAC_COUNT_OFST 8
5857 #define MC_CMD_GET_MAC_ADDRESSES_OUT_MAC_COUNT_LEN 4
5858 /* Spacing of allocated MAC addresses */
5859 #define MC_CMD_GET_MAC_ADDRESSES_OUT_MAC_STRIDE_OFST 12
5860 #define MC_CMD_GET_MAC_ADDRESSES_OUT_MAC_STRIDE_LEN 4
5861
5862
5863 /***********************************/
5864 /* MC_CMD_CLP
5865  * Perform a CLP related operation
5866  */
5867 #define MC_CMD_CLP 0x56
5868 #undef  MC_CMD_0x56_PRIVILEGE_CTG
5869
5870 #define MC_CMD_0x56_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
5871
5872 /* MC_CMD_CLP_IN msgrequest */
5873 #define MC_CMD_CLP_IN_LEN 4
5874 /* Sub operation */
5875 #define MC_CMD_CLP_IN_OP_OFST 0
5876 #define MC_CMD_CLP_IN_OP_LEN 4
5877 /* enum: Return to factory default settings */
5878 #define MC_CMD_CLP_OP_DEFAULT 0x1
5879 /* enum: Set MAC address */
5880 #define MC_CMD_CLP_OP_SET_MAC 0x2
5881 /* enum: Get MAC address */
5882 #define MC_CMD_CLP_OP_GET_MAC 0x3
5883 /* enum: Set UEFI/GPXE boot mode */
5884 #define MC_CMD_CLP_OP_SET_BOOT 0x4
5885 /* enum: Get UEFI/GPXE boot mode */
5886 #define MC_CMD_CLP_OP_GET_BOOT 0x5
5887
5888 /* MC_CMD_CLP_OUT msgresponse */
5889 #define MC_CMD_CLP_OUT_LEN 0
5890
5891 /* MC_CMD_CLP_IN_DEFAULT msgrequest */
5892 #define MC_CMD_CLP_IN_DEFAULT_LEN 4
5893 /*            MC_CMD_CLP_IN_OP_OFST 0 */
5894 /*            MC_CMD_CLP_IN_OP_LEN 4 */
5895
5896 /* MC_CMD_CLP_OUT_DEFAULT msgresponse */
5897 #define MC_CMD_CLP_OUT_DEFAULT_LEN 0
5898
5899 /* MC_CMD_CLP_IN_SET_MAC msgrequest */
5900 #define MC_CMD_CLP_IN_SET_MAC_LEN 12
5901 /*            MC_CMD_CLP_IN_OP_OFST 0 */
5902 /*            MC_CMD_CLP_IN_OP_LEN 4 */
5903 /* MAC address assigned to port */
5904 #define MC_CMD_CLP_IN_SET_MAC_ADDR_OFST 4
5905 #define MC_CMD_CLP_IN_SET_MAC_ADDR_LEN 6
5906 /* Padding */
5907 #define MC_CMD_CLP_IN_SET_MAC_RESERVED_OFST 10
5908 #define MC_CMD_CLP_IN_SET_MAC_RESERVED_LEN 2
5909
5910 /* MC_CMD_CLP_OUT_SET_MAC msgresponse */
5911 #define MC_CMD_CLP_OUT_SET_MAC_LEN 0
5912
5913 /* MC_CMD_CLP_IN_GET_MAC msgrequest */
5914 #define MC_CMD_CLP_IN_GET_MAC_LEN 4
5915 /*            MC_CMD_CLP_IN_OP_OFST 0 */
5916 /*            MC_CMD_CLP_IN_OP_LEN 4 */
5917
5918 /* MC_CMD_CLP_OUT_GET_MAC msgresponse */
5919 #define MC_CMD_CLP_OUT_GET_MAC_LEN 8
5920 /* MAC address assigned to port */
5921 #define MC_CMD_CLP_OUT_GET_MAC_ADDR_OFST 0
5922 #define MC_CMD_CLP_OUT_GET_MAC_ADDR_LEN 6
5923 /* Padding */
5924 #define MC_CMD_CLP_OUT_GET_MAC_RESERVED_OFST 6
5925 #define MC_CMD_CLP_OUT_GET_MAC_RESERVED_LEN 2
5926
5927 /* MC_CMD_CLP_IN_SET_BOOT msgrequest */
5928 #define MC_CMD_CLP_IN_SET_BOOT_LEN 5
5929 /*            MC_CMD_CLP_IN_OP_OFST 0 */
5930 /*            MC_CMD_CLP_IN_OP_LEN 4 */
5931 /* Boot flag */
5932 #define MC_CMD_CLP_IN_SET_BOOT_FLAG_OFST 4
5933 #define MC_CMD_CLP_IN_SET_BOOT_FLAG_LEN 1
5934
5935 /* MC_CMD_CLP_OUT_SET_BOOT msgresponse */
5936 #define MC_CMD_CLP_OUT_SET_BOOT_LEN 0
5937
5938 /* MC_CMD_CLP_IN_GET_BOOT msgrequest */
5939 #define MC_CMD_CLP_IN_GET_BOOT_LEN 4
5940 /*            MC_CMD_CLP_IN_OP_OFST 0 */
5941 /*            MC_CMD_CLP_IN_OP_LEN 4 */
5942
5943 /* MC_CMD_CLP_OUT_GET_BOOT msgresponse */
5944 #define MC_CMD_CLP_OUT_GET_BOOT_LEN 4
5945 /* Boot flag */
5946 #define MC_CMD_CLP_OUT_GET_BOOT_FLAG_OFST 0
5947 #define MC_CMD_CLP_OUT_GET_BOOT_FLAG_LEN 1
5948 /* Padding */
5949 #define MC_CMD_CLP_OUT_GET_BOOT_RESERVED_OFST 1
5950 #define MC_CMD_CLP_OUT_GET_BOOT_RESERVED_LEN 3
5951
5952
5953 /***********************************/
5954 /* MC_CMD_MUM
5955  * Perform a MUM operation
5956  */
5957 #define MC_CMD_MUM 0x57
5958 #undef  MC_CMD_0x57_PRIVILEGE_CTG
5959
5960 #define MC_CMD_0x57_PRIVILEGE_CTG SRIOV_CTG_INSECURE
5961
5962 /* MC_CMD_MUM_IN msgrequest */
5963 #define MC_CMD_MUM_IN_LEN 4
5964 #define MC_CMD_MUM_IN_OP_HDR_OFST 0
5965 #define MC_CMD_MUM_IN_OP_HDR_LEN 4
5966 #define MC_CMD_MUM_IN_OP_LBN 0
5967 #define MC_CMD_MUM_IN_OP_WIDTH 8
5968 /* enum: NULL MCDI command to MUM */
5969 #define MC_CMD_MUM_OP_NULL 0x1
5970 /* enum: Get MUM version */
5971 #define MC_CMD_MUM_OP_GET_VERSION 0x2
5972 /* enum: Issue raw I2C command to MUM */
5973 #define MC_CMD_MUM_OP_RAW_CMD 0x3
5974 /* enum: Read from registers on devices connected to MUM. */
5975 #define MC_CMD_MUM_OP_READ 0x4
5976 /* enum: Write to registers on devices connected to MUM. */
5977 #define MC_CMD_MUM_OP_WRITE 0x5
5978 /* enum: Control UART logging. */
5979 #define MC_CMD_MUM_OP_LOG 0x6
5980 /* enum: Operations on MUM GPIO lines */
5981 #define MC_CMD_MUM_OP_GPIO 0x7
5982 /* enum: Get sensor readings from MUM */
5983 #define MC_CMD_MUM_OP_READ_SENSORS 0x8
5984 /* enum: Initiate clock programming on the MUM */
5985 #define MC_CMD_MUM_OP_PROGRAM_CLOCKS 0x9
5986 /* enum: Initiate FPGA load from flash on the MUM */
5987 #define MC_CMD_MUM_OP_FPGA_LOAD 0xa
5988 /* enum: Request sensor reading from MUM ADC resulting from earlier request via
5989  * MUM ATB
5990  */
5991 #define MC_CMD_MUM_OP_READ_ATB_SENSOR 0xb
5992 /* enum: Send commands relating to the QSFP ports via the MUM for PHY
5993  * operations
5994  */
5995 #define MC_CMD_MUM_OP_QSFP 0xc
5996 /* enum: Request discrete and SODIMM DDR info (type, size, speed grade, voltage
5997  * level) from MUM
5998  */
5999 #define MC_CMD_MUM_OP_READ_DDR_INFO 0xd
6000
6001 /* MC_CMD_MUM_IN_NULL msgrequest */
6002 #define MC_CMD_MUM_IN_NULL_LEN 4
6003 /* MUM cmd header */
6004 #define MC_CMD_MUM_IN_CMD_OFST 0
6005 #define MC_CMD_MUM_IN_CMD_LEN 4
6006
6007 /* MC_CMD_MUM_IN_GET_VERSION msgrequest */
6008 #define MC_CMD_MUM_IN_GET_VERSION_LEN 4
6009 /* MUM cmd header */
6010 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6011 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6012
6013 /* MC_CMD_MUM_IN_READ msgrequest */
6014 #define MC_CMD_MUM_IN_READ_LEN 16
6015 /* MUM cmd header */
6016 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6017 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6018 /* ID of (device connected to MUM) to read from registers of */
6019 #define MC_CMD_MUM_IN_READ_DEVICE_OFST 4
6020 #define MC_CMD_MUM_IN_READ_DEVICE_LEN 4
6021 /* enum: Hittite HMC1035 clock generator on Sorrento board */
6022 #define MC_CMD_MUM_DEV_HITTITE 0x1
6023 /* enum: Hittite HMC1035 clock generator for NIC-side on Sorrento board */
6024 #define MC_CMD_MUM_DEV_HITTITE_NIC 0x2
6025 /* 32-bit address to read from */
6026 #define MC_CMD_MUM_IN_READ_ADDR_OFST 8
6027 #define MC_CMD_MUM_IN_READ_ADDR_LEN 4
6028 /* Number of words to read. */
6029 #define MC_CMD_MUM_IN_READ_NUMWORDS_OFST 12
6030 #define MC_CMD_MUM_IN_READ_NUMWORDS_LEN 4
6031
6032 /* MC_CMD_MUM_IN_WRITE msgrequest */
6033 #define MC_CMD_MUM_IN_WRITE_LENMIN 16
6034 #define MC_CMD_MUM_IN_WRITE_LENMAX 252
6035 #define MC_CMD_MUM_IN_WRITE_LEN(num) (12+4*(num))
6036 /* MUM cmd header */
6037 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6038 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6039 /* ID of (device connected to MUM) to write to registers of */
6040 #define MC_CMD_MUM_IN_WRITE_DEVICE_OFST 4
6041 #define MC_CMD_MUM_IN_WRITE_DEVICE_LEN 4
6042 /* enum: Hittite HMC1035 clock generator on Sorrento board */
6043 /*               MC_CMD_MUM_DEV_HITTITE 0x1 */
6044 /* 32-bit address to write to */
6045 #define MC_CMD_MUM_IN_WRITE_ADDR_OFST 8
6046 #define MC_CMD_MUM_IN_WRITE_ADDR_LEN 4
6047 /* Words to write */
6048 #define MC_CMD_MUM_IN_WRITE_BUFFER_OFST 12
6049 #define MC_CMD_MUM_IN_WRITE_BUFFER_LEN 4
6050 #define MC_CMD_MUM_IN_WRITE_BUFFER_MINNUM 1
6051 #define MC_CMD_MUM_IN_WRITE_BUFFER_MAXNUM 60
6052
6053 /* MC_CMD_MUM_IN_RAW_CMD msgrequest */
6054 #define MC_CMD_MUM_IN_RAW_CMD_LENMIN 17
6055 #define MC_CMD_MUM_IN_RAW_CMD_LENMAX 252
6056 #define MC_CMD_MUM_IN_RAW_CMD_LEN(num) (16+1*(num))
6057 /* MUM cmd header */
6058 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6059 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6060 /* MUM I2C cmd code */
6061 #define MC_CMD_MUM_IN_RAW_CMD_CMD_CODE_OFST 4
6062 #define MC_CMD_MUM_IN_RAW_CMD_CMD_CODE_LEN 4
6063 /* Number of bytes to write */
6064 #define MC_CMD_MUM_IN_RAW_CMD_NUM_WRITE_OFST 8
6065 #define MC_CMD_MUM_IN_RAW_CMD_NUM_WRITE_LEN 4
6066 /* Number of bytes to read */
6067 #define MC_CMD_MUM_IN_RAW_CMD_NUM_READ_OFST 12
6068 #define MC_CMD_MUM_IN_RAW_CMD_NUM_READ_LEN 4
6069 /* Bytes to write */
6070 #define MC_CMD_MUM_IN_RAW_CMD_WRITE_DATA_OFST 16
6071 #define MC_CMD_MUM_IN_RAW_CMD_WRITE_DATA_LEN 1
6072 #define MC_CMD_MUM_IN_RAW_CMD_WRITE_DATA_MINNUM 1
6073 #define MC_CMD_MUM_IN_RAW_CMD_WRITE_DATA_MAXNUM 236
6074
6075 /* MC_CMD_MUM_IN_LOG msgrequest */
6076 #define MC_CMD_MUM_IN_LOG_LEN 8
6077 /* MUM cmd header */
6078 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6079 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6080 #define MC_CMD_MUM_IN_LOG_OP_OFST 4
6081 #define MC_CMD_MUM_IN_LOG_OP_LEN 4
6082 #define MC_CMD_MUM_IN_LOG_OP_UART 0x1 /* enum */
6083
6084 /* MC_CMD_MUM_IN_LOG_OP_UART msgrequest */
6085 #define MC_CMD_MUM_IN_LOG_OP_UART_LEN 12
6086 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6087 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6088 /*            MC_CMD_MUM_IN_LOG_OP_OFST 4 */
6089 /*            MC_CMD_MUM_IN_LOG_OP_LEN 4 */
6090 /* Enable/disable debug output to UART */
6091 #define MC_CMD_MUM_IN_LOG_OP_UART_ENABLE_OFST 8
6092 #define MC_CMD_MUM_IN_LOG_OP_UART_ENABLE_LEN 4
6093
6094 /* MC_CMD_MUM_IN_GPIO msgrequest */
6095 #define MC_CMD_MUM_IN_GPIO_LEN 8
6096 /* MUM cmd header */
6097 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6098 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6099 #define MC_CMD_MUM_IN_GPIO_HDR_OFST 4
6100 #define MC_CMD_MUM_IN_GPIO_HDR_LEN 4
6101 #define MC_CMD_MUM_IN_GPIO_OPCODE_LBN 0
6102 #define MC_CMD_MUM_IN_GPIO_OPCODE_WIDTH 8
6103 #define MC_CMD_MUM_IN_GPIO_IN_READ 0x0 /* enum */
6104 #define MC_CMD_MUM_IN_GPIO_OUT_WRITE 0x1 /* enum */
6105 #define MC_CMD_MUM_IN_GPIO_OUT_READ 0x2 /* enum */
6106 #define MC_CMD_MUM_IN_GPIO_OUT_ENABLE_WRITE 0x3 /* enum */
6107 #define MC_CMD_MUM_IN_GPIO_OUT_ENABLE_READ 0x4 /* enum */
6108 #define MC_CMD_MUM_IN_GPIO_OP 0x5 /* enum */
6109
6110 /* MC_CMD_MUM_IN_GPIO_IN_READ msgrequest */
6111 #define MC_CMD_MUM_IN_GPIO_IN_READ_LEN 8
6112 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6113 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6114 #define MC_CMD_MUM_IN_GPIO_IN_READ_HDR_OFST 4
6115 #define MC_CMD_MUM_IN_GPIO_IN_READ_HDR_LEN 4
6116
6117 /* MC_CMD_MUM_IN_GPIO_OUT_WRITE msgrequest */
6118 #define MC_CMD_MUM_IN_GPIO_OUT_WRITE_LEN 16
6119 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6120 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6121 #define MC_CMD_MUM_IN_GPIO_OUT_WRITE_HDR_OFST 4
6122 #define MC_CMD_MUM_IN_GPIO_OUT_WRITE_HDR_LEN 4
6123 /* The first 32-bit word to be written to the GPIO OUT register. */
6124 #define MC_CMD_MUM_IN_GPIO_OUT_WRITE_GPIOMASK1_OFST 8
6125 #define MC_CMD_MUM_IN_GPIO_OUT_WRITE_GPIOMASK1_LEN 4
6126 /* The second 32-bit word to be written to the GPIO OUT register. */
6127 #define MC_CMD_MUM_IN_GPIO_OUT_WRITE_GPIOMASK2_OFST 12
6128 #define MC_CMD_MUM_IN_GPIO_OUT_WRITE_GPIOMASK2_LEN 4
6129
6130 /* MC_CMD_MUM_IN_GPIO_OUT_READ msgrequest */
6131 #define MC_CMD_MUM_IN_GPIO_OUT_READ_LEN 8
6132 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6133 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6134 #define MC_CMD_MUM_IN_GPIO_OUT_READ_HDR_OFST 4
6135 #define MC_CMD_MUM_IN_GPIO_OUT_READ_HDR_LEN 4
6136
6137 /* MC_CMD_MUM_IN_GPIO_OUT_ENABLE_WRITE msgrequest */
6138 #define MC_CMD_MUM_IN_GPIO_OUT_ENABLE_WRITE_LEN 16
6139 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6140 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6141 #define MC_CMD_MUM_IN_GPIO_OUT_ENABLE_WRITE_HDR_OFST 4
6142 #define MC_CMD_MUM_IN_GPIO_OUT_ENABLE_WRITE_HDR_LEN 4
6143 /* The first 32-bit word to be written to the GPIO OUT ENABLE register. */
6144 #define MC_CMD_MUM_IN_GPIO_OUT_ENABLE_WRITE_GPIOMASK1_OFST 8
6145 #define MC_CMD_MUM_IN_GPIO_OUT_ENABLE_WRITE_GPIOMASK1_LEN 4
6146 /* The second 32-bit word to be written to the GPIO OUT ENABLE register. */
6147 #define MC_CMD_MUM_IN_GPIO_OUT_ENABLE_WRITE_GPIOMASK2_OFST 12
6148 #define MC_CMD_MUM_IN_GPIO_OUT_ENABLE_WRITE_GPIOMASK2_LEN 4
6149
6150 /* MC_CMD_MUM_IN_GPIO_OUT_ENABLE_READ msgrequest */
6151 #define MC_CMD_MUM_IN_GPIO_OUT_ENABLE_READ_LEN 8
6152 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6153 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6154 #define MC_CMD_MUM_IN_GPIO_OUT_ENABLE_READ_HDR_OFST 4
6155 #define MC_CMD_MUM_IN_GPIO_OUT_ENABLE_READ_HDR_LEN 4
6156
6157 /* MC_CMD_MUM_IN_GPIO_OP msgrequest */
6158 #define MC_CMD_MUM_IN_GPIO_OP_LEN 8
6159 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6160 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6161 #define MC_CMD_MUM_IN_GPIO_OP_HDR_OFST 4
6162 #define MC_CMD_MUM_IN_GPIO_OP_HDR_LEN 4
6163 #define MC_CMD_MUM_IN_GPIO_OP_BITWISE_OP_LBN 8
6164 #define MC_CMD_MUM_IN_GPIO_OP_BITWISE_OP_WIDTH 8
6165 #define MC_CMD_MUM_IN_GPIO_OP_OUT_READ 0x0 /* enum */
6166 #define MC_CMD_MUM_IN_GPIO_OP_OUT_WRITE 0x1 /* enum */
6167 #define MC_CMD_MUM_IN_GPIO_OP_OUT_CONFIG 0x2 /* enum */
6168 #define MC_CMD_MUM_IN_GPIO_OP_OUT_ENABLE 0x3 /* enum */
6169 #define MC_CMD_MUM_IN_GPIO_OP_GPIO_NUMBER_LBN 16
6170 #define MC_CMD_MUM_IN_GPIO_OP_GPIO_NUMBER_WIDTH 8
6171
6172 /* MC_CMD_MUM_IN_GPIO_OP_OUT_READ msgrequest */
6173 #define MC_CMD_MUM_IN_GPIO_OP_OUT_READ_LEN 8
6174 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6175 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6176 #define MC_CMD_MUM_IN_GPIO_OP_OUT_READ_HDR_OFST 4
6177 #define MC_CMD_MUM_IN_GPIO_OP_OUT_READ_HDR_LEN 4
6178
6179 /* MC_CMD_MUM_IN_GPIO_OP_OUT_WRITE msgrequest */
6180 #define MC_CMD_MUM_IN_GPIO_OP_OUT_WRITE_LEN 8
6181 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6182 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6183 #define MC_CMD_MUM_IN_GPIO_OP_OUT_WRITE_HDR_OFST 4
6184 #define MC_CMD_MUM_IN_GPIO_OP_OUT_WRITE_HDR_LEN 4
6185 #define MC_CMD_MUM_IN_GPIO_OP_OUT_WRITE_WRITEBIT_LBN 24
6186 #define MC_CMD_MUM_IN_GPIO_OP_OUT_WRITE_WRITEBIT_WIDTH 8
6187
6188 /* MC_CMD_MUM_IN_GPIO_OP_OUT_CONFIG msgrequest */
6189 #define MC_CMD_MUM_IN_GPIO_OP_OUT_CONFIG_LEN 8
6190 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6191 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6192 #define MC_CMD_MUM_IN_GPIO_OP_OUT_CONFIG_HDR_OFST 4
6193 #define MC_CMD_MUM_IN_GPIO_OP_OUT_CONFIG_HDR_LEN 4
6194 #define MC_CMD_MUM_IN_GPIO_OP_OUT_CONFIG_CFG_LBN 24
6195 #define MC_CMD_MUM_IN_GPIO_OP_OUT_CONFIG_CFG_WIDTH 8
6196
6197 /* MC_CMD_MUM_IN_GPIO_OP_OUT_ENABLE msgrequest */
6198 #define MC_CMD_MUM_IN_GPIO_OP_OUT_ENABLE_LEN 8
6199 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6200 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6201 #define MC_CMD_MUM_IN_GPIO_OP_OUT_ENABLE_HDR_OFST 4
6202 #define MC_CMD_MUM_IN_GPIO_OP_OUT_ENABLE_HDR_LEN 4
6203 #define MC_CMD_MUM_IN_GPIO_OP_OUT_ENABLE_ENABLEBIT_LBN 24
6204 #define MC_CMD_MUM_IN_GPIO_OP_OUT_ENABLE_ENABLEBIT_WIDTH 8
6205
6206 /* MC_CMD_MUM_IN_READ_SENSORS msgrequest */
6207 #define MC_CMD_MUM_IN_READ_SENSORS_LEN 8
6208 /* MUM cmd header */
6209 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6210 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6211 #define MC_CMD_MUM_IN_READ_SENSORS_PARAMS_OFST 4
6212 #define MC_CMD_MUM_IN_READ_SENSORS_PARAMS_LEN 4
6213 #define MC_CMD_MUM_IN_READ_SENSORS_SENSOR_ID_LBN 0
6214 #define MC_CMD_MUM_IN_READ_SENSORS_SENSOR_ID_WIDTH 8
6215 #define MC_CMD_MUM_IN_READ_SENSORS_NUM_SENSORS_LBN 8
6216 #define MC_CMD_MUM_IN_READ_SENSORS_NUM_SENSORS_WIDTH 8
6217
6218 /* MC_CMD_MUM_IN_PROGRAM_CLOCKS msgrequest */
6219 #define MC_CMD_MUM_IN_PROGRAM_CLOCKS_LEN 12
6220 /* MUM cmd header */
6221 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6222 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6223 /* Bit-mask of clocks to be programmed */
6224 #define MC_CMD_MUM_IN_PROGRAM_CLOCKS_MASK_OFST 4
6225 #define MC_CMD_MUM_IN_PROGRAM_CLOCKS_MASK_LEN 4
6226 #define MC_CMD_MUM_CLOCK_ID_FPGA 0x0 /* enum */
6227 #define MC_CMD_MUM_CLOCK_ID_DDR 0x1 /* enum */
6228 #define MC_CMD_MUM_CLOCK_ID_NIC 0x2 /* enum */
6229 /* Control flags for clock programming */
6230 #define MC_CMD_MUM_IN_PROGRAM_CLOCKS_FLAGS_OFST 8
6231 #define MC_CMD_MUM_IN_PROGRAM_CLOCKS_FLAGS_LEN 4
6232 #define MC_CMD_MUM_IN_PROGRAM_CLOCKS_OVERCLOCK_110_LBN 0
6233 #define MC_CMD_MUM_IN_PROGRAM_CLOCKS_OVERCLOCK_110_WIDTH 1
6234 #define MC_CMD_MUM_IN_PROGRAM_CLOCKS_CLOCK_NIC_FROM_FPGA_LBN 1
6235 #define MC_CMD_MUM_IN_PROGRAM_CLOCKS_CLOCK_NIC_FROM_FPGA_WIDTH 1
6236 #define MC_CMD_MUM_IN_PROGRAM_CLOCKS_CLOCK_REF_FROM_XO_LBN 2
6237 #define MC_CMD_MUM_IN_PROGRAM_CLOCKS_CLOCK_REF_FROM_XO_WIDTH 1
6238
6239 /* MC_CMD_MUM_IN_FPGA_LOAD msgrequest */
6240 #define MC_CMD_MUM_IN_FPGA_LOAD_LEN 8
6241 /* MUM cmd header */
6242 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6243 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6244 /* Enable/Disable FPGA config from flash */
6245 #define MC_CMD_MUM_IN_FPGA_LOAD_ENABLE_OFST 4
6246 #define MC_CMD_MUM_IN_FPGA_LOAD_ENABLE_LEN 4
6247
6248 /* MC_CMD_MUM_IN_READ_ATB_SENSOR msgrequest */
6249 #define MC_CMD_MUM_IN_READ_ATB_SENSOR_LEN 4
6250 /* MUM cmd header */
6251 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6252 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6253
6254 /* MC_CMD_MUM_IN_QSFP msgrequest */
6255 #define MC_CMD_MUM_IN_QSFP_LEN 12
6256 /* MUM cmd header */
6257 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6258 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6259 #define MC_CMD_MUM_IN_QSFP_HDR_OFST 4
6260 #define MC_CMD_MUM_IN_QSFP_HDR_LEN 4
6261 #define MC_CMD_MUM_IN_QSFP_OPCODE_LBN 0
6262 #define MC_CMD_MUM_IN_QSFP_OPCODE_WIDTH 4
6263 #define MC_CMD_MUM_IN_QSFP_INIT 0x0 /* enum */
6264 #define MC_CMD_MUM_IN_QSFP_RECONFIGURE 0x1 /* enum */
6265 #define MC_CMD_MUM_IN_QSFP_GET_SUPPORTED_CAP 0x2 /* enum */
6266 #define MC_CMD_MUM_IN_QSFP_GET_MEDIA_INFO 0x3 /* enum */
6267 #define MC_CMD_MUM_IN_QSFP_FILL_STATS 0x4 /* enum */
6268 #define MC_CMD_MUM_IN_QSFP_POLL_BIST 0x5 /* enum */
6269 #define MC_CMD_MUM_IN_QSFP_IDX_OFST 8
6270 #define MC_CMD_MUM_IN_QSFP_IDX_LEN 4
6271
6272 /* MC_CMD_MUM_IN_QSFP_INIT msgrequest */
6273 #define MC_CMD_MUM_IN_QSFP_INIT_LEN 16
6274 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6275 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6276 #define MC_CMD_MUM_IN_QSFP_INIT_HDR_OFST 4
6277 #define MC_CMD_MUM_IN_QSFP_INIT_HDR_LEN 4
6278 #define MC_CMD_MUM_IN_QSFP_INIT_IDX_OFST 8
6279 #define MC_CMD_MUM_IN_QSFP_INIT_IDX_LEN 4
6280 #define MC_CMD_MUM_IN_QSFP_INIT_CAGE_OFST 12
6281 #define MC_CMD_MUM_IN_QSFP_INIT_CAGE_LEN 4
6282
6283 /* MC_CMD_MUM_IN_QSFP_RECONFIGURE msgrequest */
6284 #define MC_CMD_MUM_IN_QSFP_RECONFIGURE_LEN 24
6285 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6286 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6287 #define MC_CMD_MUM_IN_QSFP_RECONFIGURE_HDR_OFST 4
6288 #define MC_CMD_MUM_IN_QSFP_RECONFIGURE_HDR_LEN 4
6289 #define MC_CMD_MUM_IN_QSFP_RECONFIGURE_IDX_OFST 8
6290 #define MC_CMD_MUM_IN_QSFP_RECONFIGURE_IDX_LEN 4
6291 #define MC_CMD_MUM_IN_QSFP_RECONFIGURE_TX_DISABLE_OFST 12
6292 #define MC_CMD_MUM_IN_QSFP_RECONFIGURE_TX_DISABLE_LEN 4
6293 #define MC_CMD_MUM_IN_QSFP_RECONFIGURE_PORT_LANES_OFST 16
6294 #define MC_CMD_MUM_IN_QSFP_RECONFIGURE_PORT_LANES_LEN 4
6295 #define MC_CMD_MUM_IN_QSFP_RECONFIGURE_PORT_LINK_SPEED_OFST 20
6296 #define MC_CMD_MUM_IN_QSFP_RECONFIGURE_PORT_LINK_SPEED_LEN 4
6297
6298 /* MC_CMD_MUM_IN_QSFP_GET_SUPPORTED_CAP msgrequest */
6299 #define MC_CMD_MUM_IN_QSFP_GET_SUPPORTED_CAP_LEN 12
6300 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6301 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6302 #define MC_CMD_MUM_IN_QSFP_GET_SUPPORTED_CAP_HDR_OFST 4
6303 #define MC_CMD_MUM_IN_QSFP_GET_SUPPORTED_CAP_HDR_LEN 4
6304 #define MC_CMD_MUM_IN_QSFP_GET_SUPPORTED_CAP_IDX_OFST 8
6305 #define MC_CMD_MUM_IN_QSFP_GET_SUPPORTED_CAP_IDX_LEN 4
6306
6307 /* MC_CMD_MUM_IN_QSFP_GET_MEDIA_INFO msgrequest */
6308 #define MC_CMD_MUM_IN_QSFP_GET_MEDIA_INFO_LEN 16
6309 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6310 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6311 #define MC_CMD_MUM_IN_QSFP_GET_MEDIA_INFO_HDR_OFST 4
6312 #define MC_CMD_MUM_IN_QSFP_GET_MEDIA_INFO_HDR_LEN 4
6313 #define MC_CMD_MUM_IN_QSFP_GET_MEDIA_INFO_IDX_OFST 8
6314 #define MC_CMD_MUM_IN_QSFP_GET_MEDIA_INFO_IDX_LEN 4
6315 #define MC_CMD_MUM_IN_QSFP_GET_MEDIA_INFO_PAGE_OFST 12
6316 #define MC_CMD_MUM_IN_QSFP_GET_MEDIA_INFO_PAGE_LEN 4
6317
6318 /* MC_CMD_MUM_IN_QSFP_FILL_STATS msgrequest */
6319 #define MC_CMD_MUM_IN_QSFP_FILL_STATS_LEN 12
6320 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6321 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6322 #define MC_CMD_MUM_IN_QSFP_FILL_STATS_HDR_OFST 4
6323 #define MC_CMD_MUM_IN_QSFP_FILL_STATS_HDR_LEN 4
6324 #define MC_CMD_MUM_IN_QSFP_FILL_STATS_IDX_OFST 8
6325 #define MC_CMD_MUM_IN_QSFP_FILL_STATS_IDX_LEN 4
6326
6327 /* MC_CMD_MUM_IN_QSFP_POLL_BIST msgrequest */
6328 #define MC_CMD_MUM_IN_QSFP_POLL_BIST_LEN 12
6329 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6330 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6331 #define MC_CMD_MUM_IN_QSFP_POLL_BIST_HDR_OFST 4
6332 #define MC_CMD_MUM_IN_QSFP_POLL_BIST_HDR_LEN 4
6333 #define MC_CMD_MUM_IN_QSFP_POLL_BIST_IDX_OFST 8
6334 #define MC_CMD_MUM_IN_QSFP_POLL_BIST_IDX_LEN 4
6335
6336 /* MC_CMD_MUM_IN_READ_DDR_INFO msgrequest */
6337 #define MC_CMD_MUM_IN_READ_DDR_INFO_LEN 4
6338 /* MUM cmd header */
6339 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6340 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6341
6342 /* MC_CMD_MUM_OUT msgresponse */
6343 #define MC_CMD_MUM_OUT_LEN 0
6344
6345 /* MC_CMD_MUM_OUT_NULL msgresponse */
6346 #define MC_CMD_MUM_OUT_NULL_LEN 0
6347
6348 /* MC_CMD_MUM_OUT_GET_VERSION msgresponse */
6349 #define MC_CMD_MUM_OUT_GET_VERSION_LEN 12
6350 #define MC_CMD_MUM_OUT_GET_VERSION_FIRMWARE_OFST 0
6351 #define MC_CMD_MUM_OUT_GET_VERSION_FIRMWARE_LEN 4
6352 #define MC_CMD_MUM_OUT_GET_VERSION_VERSION_OFST 4
6353 #define MC_CMD_MUM_OUT_GET_VERSION_VERSION_LEN 8
6354 #define MC_CMD_MUM_OUT_GET_VERSION_VERSION_LO_OFST 4
6355 #define MC_CMD_MUM_OUT_GET_VERSION_VERSION_HI_OFST 8
6356
6357 /* MC_CMD_MUM_OUT_RAW_CMD msgresponse */
6358 #define MC_CMD_MUM_OUT_RAW_CMD_LENMIN 1
6359 #define MC_CMD_MUM_OUT_RAW_CMD_LENMAX 252
6360 #define MC_CMD_MUM_OUT_RAW_CMD_LEN(num) (0+1*(num))
6361 /* returned data */
6362 #define MC_CMD_MUM_OUT_RAW_CMD_DATA_OFST 0
6363 #define MC_CMD_MUM_OUT_RAW_CMD_DATA_LEN 1
6364 #define MC_CMD_MUM_OUT_RAW_CMD_DATA_MINNUM 1
6365 #define MC_CMD_MUM_OUT_RAW_CMD_DATA_MAXNUM 252
6366
6367 /* MC_CMD_MUM_OUT_READ msgresponse */
6368 #define MC_CMD_MUM_OUT_READ_LENMIN 4
6369 #define MC_CMD_MUM_OUT_READ_LENMAX 252
6370 #define MC_CMD_MUM_OUT_READ_LEN(num) (0+4*(num))
6371 #define MC_CMD_MUM_OUT_READ_BUFFER_OFST 0
6372 #define MC_CMD_MUM_OUT_READ_BUFFER_LEN 4
6373 #define MC_CMD_MUM_OUT_READ_BUFFER_MINNUM 1
6374 #define MC_CMD_MUM_OUT_READ_BUFFER_MAXNUM 63
6375
6376 /* MC_CMD_MUM_OUT_WRITE msgresponse */
6377 #define MC_CMD_MUM_OUT_WRITE_LEN 0
6378
6379 /* MC_CMD_MUM_OUT_LOG msgresponse */
6380 #define MC_CMD_MUM_OUT_LOG_LEN 0
6381
6382 /* MC_CMD_MUM_OUT_LOG_OP_UART msgresponse */
6383 #define MC_CMD_MUM_OUT_LOG_OP_UART_LEN 0
6384
6385 /* MC_CMD_MUM_OUT_GPIO_IN_READ msgresponse */
6386 #define MC_CMD_MUM_OUT_GPIO_IN_READ_LEN 8
6387 /* The first 32-bit word read from the GPIO IN register. */
6388 #define MC_CMD_MUM_OUT_GPIO_IN_READ_GPIOMASK1_OFST 0
6389 #define MC_CMD_MUM_OUT_GPIO_IN_READ_GPIOMASK1_LEN 4
6390 /* The second 32-bit word read from the GPIO IN register. */
6391 #define MC_CMD_MUM_OUT_GPIO_IN_READ_GPIOMASK2_OFST 4
6392 #define MC_CMD_MUM_OUT_GPIO_IN_READ_GPIOMASK2_LEN 4
6393
6394 /* MC_CMD_MUM_OUT_GPIO_OUT_WRITE msgresponse */
6395 #define MC_CMD_MUM_OUT_GPIO_OUT_WRITE_LEN 0
6396
6397 /* MC_CMD_MUM_OUT_GPIO_OUT_READ msgresponse */
6398 #define MC_CMD_MUM_OUT_GPIO_OUT_READ_LEN 8
6399 /* The first 32-bit word read from the GPIO OUT register. */
6400 #define MC_CMD_MUM_OUT_GPIO_OUT_READ_GPIOMASK1_OFST 0
6401 #define MC_CMD_MUM_OUT_GPIO_OUT_READ_GPIOMASK1_LEN 4
6402 /* The second 32-bit word read from the GPIO OUT register. */
6403 #define MC_CMD_MUM_OUT_GPIO_OUT_READ_GPIOMASK2_OFST 4
6404 #define MC_CMD_MUM_OUT_GPIO_OUT_READ_GPIOMASK2_LEN 4
6405
6406 /* MC_CMD_MUM_OUT_GPIO_OUT_ENABLE_WRITE msgresponse */
6407 #define MC_CMD_MUM_OUT_GPIO_OUT_ENABLE_WRITE_LEN 0
6408
6409 /* MC_CMD_MUM_OUT_GPIO_OUT_ENABLE_READ msgresponse */
6410 #define MC_CMD_MUM_OUT_GPIO_OUT_ENABLE_READ_LEN 8
6411 #define MC_CMD_MUM_OUT_GPIO_OUT_ENABLE_READ_GPIOMASK1_OFST 0
6412 #define MC_CMD_MUM_OUT_GPIO_OUT_ENABLE_READ_GPIOMASK1_LEN 4
6413 #define MC_CMD_MUM_OUT_GPIO_OUT_ENABLE_READ_GPIOMASK2_OFST 4
6414 #define MC_CMD_MUM_OUT_GPIO_OUT_ENABLE_READ_GPIOMASK2_LEN 4
6415
6416 /* MC_CMD_MUM_OUT_GPIO_OP_OUT_READ msgresponse */
6417 #define MC_CMD_MUM_OUT_GPIO_OP_OUT_READ_LEN 4
6418 #define MC_CMD_MUM_OUT_GPIO_OP_OUT_READ_BIT_READ_OFST 0
6419 #define MC_CMD_MUM_OUT_GPIO_OP_OUT_READ_BIT_READ_LEN 4
6420
6421 /* MC_CMD_MUM_OUT_GPIO_OP_OUT_WRITE msgresponse */
6422 #define MC_CMD_MUM_OUT_GPIO_OP_OUT_WRITE_LEN 0
6423
6424 /* MC_CMD_MUM_OUT_GPIO_OP_OUT_CONFIG msgresponse */
6425 #define MC_CMD_MUM_OUT_GPIO_OP_OUT_CONFIG_LEN 0
6426
6427 /* MC_CMD_MUM_OUT_GPIO_OP_OUT_ENABLE msgresponse */
6428 #define MC_CMD_MUM_OUT_GPIO_OP_OUT_ENABLE_LEN 0
6429
6430 /* MC_CMD_MUM_OUT_READ_SENSORS msgresponse */
6431 #define MC_CMD_MUM_OUT_READ_SENSORS_LENMIN 4
6432 #define MC_CMD_MUM_OUT_READ_SENSORS_LENMAX 252
6433 #define MC_CMD_MUM_OUT_READ_SENSORS_LEN(num) (0+4*(num))
6434 #define MC_CMD_MUM_OUT_READ_SENSORS_DATA_OFST 0
6435 #define MC_CMD_MUM_OUT_READ_SENSORS_DATA_LEN 4
6436 #define MC_CMD_MUM_OUT_READ_SENSORS_DATA_MINNUM 1
6437 #define MC_CMD_MUM_OUT_READ_SENSORS_DATA_MAXNUM 63
6438 #define MC_CMD_MUM_OUT_READ_SENSORS_READING_LBN 0
6439 #define MC_CMD_MUM_OUT_READ_SENSORS_READING_WIDTH 16
6440 #define MC_CMD_MUM_OUT_READ_SENSORS_STATE_LBN 16
6441 #define MC_CMD_MUM_OUT_READ_SENSORS_STATE_WIDTH 8
6442 #define MC_CMD_MUM_OUT_READ_SENSORS_TYPE_LBN 24
6443 #define MC_CMD_MUM_OUT_READ_SENSORS_TYPE_WIDTH 8
6444
6445 /* MC_CMD_MUM_OUT_PROGRAM_CLOCKS msgresponse */
6446 #define MC_CMD_MUM_OUT_PROGRAM_CLOCKS_LEN 4
6447 #define MC_CMD_MUM_OUT_PROGRAM_CLOCKS_OK_MASK_OFST 0
6448 #define MC_CMD_MUM_OUT_PROGRAM_CLOCKS_OK_MASK_LEN 4
6449
6450 /* MC_CMD_MUM_OUT_FPGA_LOAD msgresponse */
6451 #define MC_CMD_MUM_OUT_FPGA_LOAD_LEN 0
6452
6453 /* MC_CMD_MUM_OUT_READ_ATB_SENSOR msgresponse */
6454 #define MC_CMD_MUM_OUT_READ_ATB_SENSOR_LEN 4
6455 #define MC_CMD_MUM_OUT_READ_ATB_SENSOR_RESULT_OFST 0
6456 #define MC_CMD_MUM_OUT_READ_ATB_SENSOR_RESULT_LEN 4
6457
6458 /* MC_CMD_MUM_OUT_QSFP_INIT msgresponse */
6459 #define MC_CMD_MUM_OUT_QSFP_INIT_LEN 0
6460
6461 /* MC_CMD_MUM_OUT_QSFP_RECONFIGURE msgresponse */
6462 #define MC_CMD_MUM_OUT_QSFP_RECONFIGURE_LEN 8
6463 #define MC_CMD_MUM_OUT_QSFP_RECONFIGURE_PORT_PHY_LP_CAP_OFST 0
6464 #define MC_CMD_MUM_OUT_QSFP_RECONFIGURE_PORT_PHY_LP_CAP_LEN 4
6465 #define MC_CMD_MUM_OUT_QSFP_RECONFIGURE_PORT_PHY_FLAGS_OFST 4
6466 #define MC_CMD_MUM_OUT_QSFP_RECONFIGURE_PORT_PHY_FLAGS_LEN 4
6467 #define MC_CMD_MUM_OUT_QSFP_RECONFIGURE_PORT_PHY_READY_LBN 0
6468 #define MC_CMD_MUM_OUT_QSFP_RECONFIGURE_PORT_PHY_READY_WIDTH 1
6469 #define MC_CMD_MUM_OUT_QSFP_RECONFIGURE_PORT_PHY_LINK_UP_LBN 1
6470 #define MC_CMD_MUM_OUT_QSFP_RECONFIGURE_PORT_PHY_LINK_UP_WIDTH 1
6471
6472 /* MC_CMD_MUM_OUT_QSFP_GET_SUPPORTED_CAP msgresponse */
6473 #define MC_CMD_MUM_OUT_QSFP_GET_SUPPORTED_CAP_LEN 4
6474 #define MC_CMD_MUM_OUT_QSFP_GET_SUPPORTED_CAP_PORT_PHY_LP_CAP_OFST 0
6475 #define MC_CMD_MUM_OUT_QSFP_GET_SUPPORTED_CAP_PORT_PHY_LP_CAP_LEN 4
6476
6477 /* MC_CMD_MUM_OUT_QSFP_GET_MEDIA_INFO msgresponse */
6478 #define MC_CMD_MUM_OUT_QSFP_GET_MEDIA_INFO_LENMIN 5
6479 #define MC_CMD_MUM_OUT_QSFP_GET_MEDIA_INFO_LENMAX 252
6480 #define MC_CMD_MUM_OUT_QSFP_GET_MEDIA_INFO_LEN(num) (4+1*(num))
6481 /* in bytes */
6482 #define MC_CMD_MUM_OUT_QSFP_GET_MEDIA_INFO_DATALEN_OFST 0
6483 #define MC_CMD_MUM_OUT_QSFP_GET_MEDIA_INFO_DATALEN_LEN 4
6484 #define MC_CMD_MUM_OUT_QSFP_GET_MEDIA_INFO_DATA_OFST 4
6485 #define MC_CMD_MUM_OUT_QSFP_GET_MEDIA_INFO_DATA_LEN 1
6486 #define MC_CMD_MUM_OUT_QSFP_GET_MEDIA_INFO_DATA_MINNUM 1
6487 #define MC_CMD_MUM_OUT_QSFP_GET_MEDIA_INFO_DATA_MAXNUM 248
6488
6489 /* MC_CMD_MUM_OUT_QSFP_FILL_STATS msgresponse */
6490 #define MC_CMD_MUM_OUT_QSFP_FILL_STATS_LEN 8
6491 #define MC_CMD_MUM_OUT_QSFP_FILL_STATS_PORT_PHY_STATS_PMA_PMD_LINK_UP_OFST 0
6492 #define MC_CMD_MUM_OUT_QSFP_FILL_STATS_PORT_PHY_STATS_PMA_PMD_LINK_UP_LEN 4
6493 #define MC_CMD_MUM_OUT_QSFP_FILL_STATS_PORT_PHY_STATS_PCS_LINK_UP_OFST 4
6494 #define MC_CMD_MUM_OUT_QSFP_FILL_STATS_PORT_PHY_STATS_PCS_LINK_UP_LEN 4
6495
6496 /* MC_CMD_MUM_OUT_QSFP_POLL_BIST msgresponse */
6497 #define MC_CMD_MUM_OUT_QSFP_POLL_BIST_LEN 4
6498 #define MC_CMD_MUM_OUT_QSFP_POLL_BIST_TEST_OFST 0
6499 #define MC_CMD_MUM_OUT_QSFP_POLL_BIST_TEST_LEN 4
6500
6501 /* MC_CMD_MUM_OUT_READ_DDR_INFO msgresponse */
6502 #define MC_CMD_MUM_OUT_READ_DDR_INFO_LENMIN 24
6503 #define MC_CMD_MUM_OUT_READ_DDR_INFO_LENMAX 248
6504 #define MC_CMD_MUM_OUT_READ_DDR_INFO_LEN(num) (8+8*(num))
6505 /* Discrete (soldered) DDR resistor strap info */
6506 #define MC_CMD_MUM_OUT_READ_DDR_INFO_DISCRETE_DDR_INFO_OFST 0
6507 #define MC_CMD_MUM_OUT_READ_DDR_INFO_DISCRETE_DDR_INFO_LEN 4
6508 #define MC_CMD_MUM_OUT_READ_DDR_INFO_VRATIO_LBN 0
6509 #define MC_CMD_MUM_OUT_READ_DDR_INFO_VRATIO_WIDTH 16
6510 #define MC_CMD_MUM_OUT_READ_DDR_INFO_RESERVED1_LBN 16
6511 #define MC_CMD_MUM_OUT_READ_DDR_INFO_RESERVED1_WIDTH 16
6512 /* Number of SODIMM info records */
6513 #define MC_CMD_MUM_OUT_READ_DDR_INFO_NUM_RECORDS_OFST 4
6514 #define MC_CMD_MUM_OUT_READ_DDR_INFO_NUM_RECORDS_LEN 4
6515 /* Array of SODIMM info records */
6516 #define MC_CMD_MUM_OUT_READ_DDR_INFO_SODIMM_INFO_RECORD_OFST 8
6517 #define MC_CMD_MUM_OUT_READ_DDR_INFO_SODIMM_INFO_RECORD_LEN 8
6518 #define MC_CMD_MUM_OUT_READ_DDR_INFO_SODIMM_INFO_RECORD_LO_OFST 8
6519 #define MC_CMD_MUM_OUT_READ_DDR_INFO_SODIMM_INFO_RECORD_HI_OFST 12
6520 #define MC_CMD_MUM_OUT_READ_DDR_INFO_SODIMM_INFO_RECORD_MINNUM 2
6521 #define MC_CMD_MUM_OUT_READ_DDR_INFO_SODIMM_INFO_RECORD_MAXNUM 30
6522 #define MC_CMD_MUM_OUT_READ_DDR_INFO_BANK_ID_LBN 0
6523 #define MC_CMD_MUM_OUT_READ_DDR_INFO_BANK_ID_WIDTH 8
6524 /* enum: SODIMM bank 1 (Top SODIMM for Sorrento) */
6525 #define MC_CMD_MUM_OUT_READ_DDR_INFO_BANK1 0x0
6526 /* enum: SODIMM bank 2 (Bottom SODDIMM for Sorrento) */
6527 #define MC_CMD_MUM_OUT_READ_DDR_INFO_BANK2 0x1
6528 /* enum: Total number of SODIMM banks */
6529 #define MC_CMD_MUM_OUT_READ_DDR_INFO_NUM_BANKS 0x2
6530 #define MC_CMD_MUM_OUT_READ_DDR_INFO_TYPE_LBN 8
6531 #define MC_CMD_MUM_OUT_READ_DDR_INFO_TYPE_WIDTH 8
6532 #define MC_CMD_MUM_OUT_READ_DDR_INFO_RANK_LBN 16
6533 #define MC_CMD_MUM_OUT_READ_DDR_INFO_RANK_WIDTH 4
6534 #define MC_CMD_MUM_OUT_READ_DDR_INFO_VOLTAGE_LBN 20
6535 #define MC_CMD_MUM_OUT_READ_DDR_INFO_VOLTAGE_WIDTH 4
6536 #define MC_CMD_MUM_OUT_READ_DDR_INFO_NOT_POWERED 0x0 /* enum */
6537 #define MC_CMD_MUM_OUT_READ_DDR_INFO_1V25 0x1 /* enum */
6538 #define MC_CMD_MUM_OUT_READ_DDR_INFO_1V35 0x2 /* enum */
6539 #define MC_CMD_MUM_OUT_READ_DDR_INFO_1V5 0x3 /* enum */
6540 /* enum: Values 5-15 are reserved for future usage */
6541 #define MC_CMD_MUM_OUT_READ_DDR_INFO_1V8 0x4
6542 #define MC_CMD_MUM_OUT_READ_DDR_INFO_SIZE_LBN 24
6543 #define MC_CMD_MUM_OUT_READ_DDR_INFO_SIZE_WIDTH 8
6544 #define MC_CMD_MUM_OUT_READ_DDR_INFO_SPEED_LBN 32
6545 #define MC_CMD_MUM_OUT_READ_DDR_INFO_SPEED_WIDTH 16
6546 #define MC_CMD_MUM_OUT_READ_DDR_INFO_STATE_LBN 48
6547 #define MC_CMD_MUM_OUT_READ_DDR_INFO_STATE_WIDTH 4
6548 /* enum: No module present */
6549 #define MC_CMD_MUM_OUT_READ_DDR_INFO_ABSENT 0x0
6550 /* enum: Module present supported and powered on */
6551 #define MC_CMD_MUM_OUT_READ_DDR_INFO_PRESENT_POWERED 0x1
6552 /* enum: Module present but bad type */
6553 #define MC_CMD_MUM_OUT_READ_DDR_INFO_PRESENT_BAD_TYPE 0x2
6554 /* enum: Module present but incompatible voltage */
6555 #define MC_CMD_MUM_OUT_READ_DDR_INFO_PRESENT_BAD_VOLTAGE 0x3
6556 /* enum: Module present but unknown SPD */
6557 #define MC_CMD_MUM_OUT_READ_DDR_INFO_PRESENT_BAD_SPD 0x4
6558 /* enum: Module present but slot cannot support it */
6559 #define MC_CMD_MUM_OUT_READ_DDR_INFO_PRESENT_BAD_SLOT 0x5
6560 /* enum: Modules may or may not be present, but cannot establish contact by I2C
6561  */
6562 #define MC_CMD_MUM_OUT_READ_DDR_INFO_NOT_REACHABLE 0x6
6563 #define MC_CMD_MUM_OUT_READ_DDR_INFO_RESERVED2_LBN 52
6564 #define MC_CMD_MUM_OUT_READ_DDR_INFO_RESERVED2_WIDTH 12
6565
6566 /* MC_CMD_RESOURCE_SPECIFIER enum */
6567 /* enum: Any */
6568 #define MC_CMD_RESOURCE_INSTANCE_ANY 0xffffffff
6569 /* enum: None */
6570 #define MC_CMD_RESOURCE_INSTANCE_NONE 0xfffffffe
6571
6572 /* EVB_PORT_ID structuredef */
6573 #define EVB_PORT_ID_LEN 4
6574 #define EVB_PORT_ID_PORT_ID_OFST 0
6575 #define EVB_PORT_ID_PORT_ID_LEN 4
6576 /* enum: An invalid port handle. */
6577 #define EVB_PORT_ID_NULL 0x0
6578 /* enum: The port assigned to this function.. */
6579 #define EVB_PORT_ID_ASSIGNED 0x1000000
6580 /* enum: External network port 0 */
6581 #define EVB_PORT_ID_MAC0 0x2000000
6582 /* enum: External network port 1 */
6583 #define EVB_PORT_ID_MAC1 0x2000001
6584 /* enum: External network port 2 */
6585 #define EVB_PORT_ID_MAC2 0x2000002
6586 /* enum: External network port 3 */
6587 #define EVB_PORT_ID_MAC3 0x2000003
6588 #define EVB_PORT_ID_PORT_ID_LBN 0
6589 #define EVB_PORT_ID_PORT_ID_WIDTH 32
6590
6591 /* EVB_VLAN_TAG structuredef */
6592 #define EVB_VLAN_TAG_LEN 2
6593 /* The VLAN tag value */
6594 #define EVB_VLAN_TAG_VLAN_ID_LBN 0
6595 #define EVB_VLAN_TAG_VLAN_ID_WIDTH 12
6596 #define EVB_VLAN_TAG_MODE_LBN 12
6597 #define EVB_VLAN_TAG_MODE_WIDTH 4
6598 /* enum: Insert the VLAN. */
6599 #define EVB_VLAN_TAG_INSERT 0x0
6600 /* enum: Replace the VLAN if already present. */
6601 #define EVB_VLAN_TAG_REPLACE 0x1
6602
6603 /* BUFTBL_ENTRY structuredef */
6604 #define BUFTBL_ENTRY_LEN 12
6605 /* the owner ID */
6606 #define BUFTBL_ENTRY_OID_OFST 0
6607 #define BUFTBL_ENTRY_OID_LEN 2
6608 #define BUFTBL_ENTRY_OID_LBN 0
6609 #define BUFTBL_ENTRY_OID_WIDTH 16
6610 /* the page parameter as one of ESE_DZ_SMC_PAGE_SIZE_ */
6611 #define BUFTBL_ENTRY_PGSZ_OFST 2
6612 #define BUFTBL_ENTRY_PGSZ_LEN 2
6613 #define BUFTBL_ENTRY_PGSZ_LBN 16
6614 #define BUFTBL_ENTRY_PGSZ_WIDTH 16
6615 /* the raw 64-bit address field from the SMC, not adjusted for page size */
6616 #define BUFTBL_ENTRY_RAWADDR_OFST 4
6617 #define BUFTBL_ENTRY_RAWADDR_LEN 8
6618 #define BUFTBL_ENTRY_RAWADDR_LO_OFST 4
6619 #define BUFTBL_ENTRY_RAWADDR_HI_OFST 8
6620 #define BUFTBL_ENTRY_RAWADDR_LBN 32
6621 #define BUFTBL_ENTRY_RAWADDR_WIDTH 64
6622
6623 /* NVRAM_PARTITION_TYPE structuredef */
6624 #define NVRAM_PARTITION_TYPE_LEN 2
6625 #define NVRAM_PARTITION_TYPE_ID_OFST 0
6626 #define NVRAM_PARTITION_TYPE_ID_LEN 2
6627 /* enum: Primary MC firmware partition */
6628 #define NVRAM_PARTITION_TYPE_MC_FIRMWARE 0x100
6629 /* enum: Secondary MC firmware partition */
6630 #define NVRAM_PARTITION_TYPE_MC_FIRMWARE_BACKUP 0x200
6631 /* enum: Expansion ROM partition */
6632 #define NVRAM_PARTITION_TYPE_EXPANSION_ROM 0x300
6633 /* enum: Static configuration TLV partition */
6634 #define NVRAM_PARTITION_TYPE_STATIC_CONFIG 0x400
6635 /* enum: Dynamic configuration TLV partition */
6636 #define NVRAM_PARTITION_TYPE_DYNAMIC_CONFIG 0x500
6637 /* enum: Expansion ROM configuration data for port 0 */
6638 #define NVRAM_PARTITION_TYPE_EXPROM_CONFIG_PORT0 0x600
6639 /* enum: Synonym for EXPROM_CONFIG_PORT0 as used in pmap files */
6640 #define NVRAM_PARTITION_TYPE_EXPROM_CONFIG 0x600
6641 /* enum: Expansion ROM configuration data for port 1 */
6642 #define NVRAM_PARTITION_TYPE_EXPROM_CONFIG_PORT1 0x601
6643 /* enum: Expansion ROM configuration data for port 2 */
6644 #define NVRAM_PARTITION_TYPE_EXPROM_CONFIG_PORT2 0x602
6645 /* enum: Expansion ROM configuration data for port 3 */
6646 #define NVRAM_PARTITION_TYPE_EXPROM_CONFIG_PORT3 0x603
6647 /* enum: Non-volatile log output partition */
6648 #define NVRAM_PARTITION_TYPE_LOG 0x700
6649 /* enum: Non-volatile log output of second core on dual-core device */
6650 #define NVRAM_PARTITION_TYPE_LOG_SLAVE 0x701
6651 /* enum: Device state dump output partition */
6652 #define NVRAM_PARTITION_TYPE_DUMP 0x800
6653 /* enum: Application license key storage partition */
6654 #define NVRAM_PARTITION_TYPE_LICENSE 0x900
6655 /* enum: Start of range used for PHY partitions (low 8 bits are the PHY ID) */
6656 #define NVRAM_PARTITION_TYPE_PHY_MIN 0xa00
6657 /* enum: End of range used for PHY partitions (low 8 bits are the PHY ID) */
6658 #define NVRAM_PARTITION_TYPE_PHY_MAX 0xaff
6659 /* enum: Primary FPGA partition */
6660 #define NVRAM_PARTITION_TYPE_FPGA 0xb00
6661 /* enum: Secondary FPGA partition */
6662 #define NVRAM_PARTITION_TYPE_FPGA_BACKUP 0xb01
6663 /* enum: FC firmware partition */
6664 #define NVRAM_PARTITION_TYPE_FC_FIRMWARE 0xb02
6665 /* enum: FC License partition */
6666 #define NVRAM_PARTITION_TYPE_FC_LICENSE 0xb03
6667 /* enum: Non-volatile log output partition for FC */
6668 #define NVRAM_PARTITION_TYPE_FC_LOG 0xb04
6669 /* enum: MUM firmware partition */
6670 #define NVRAM_PARTITION_TYPE_MUM_FIRMWARE 0xc00
6671 /* enum: SUC firmware partition (this is intentionally an alias of
6672  * MUM_FIRMWARE)
6673  */
6674 #define NVRAM_PARTITION_TYPE_SUC_FIRMWARE 0xc00
6675 /* enum: MUM Non-volatile log output partition. */
6676 #define NVRAM_PARTITION_TYPE_MUM_LOG 0xc01
6677 /* enum: MUM Application table partition. */
6678 #define NVRAM_PARTITION_TYPE_MUM_APPTABLE 0xc02
6679 /* enum: MUM boot rom partition. */
6680 #define NVRAM_PARTITION_TYPE_MUM_BOOT_ROM 0xc03
6681 /* enum: MUM production signatures & calibration rom partition. */
6682 #define NVRAM_PARTITION_TYPE_MUM_PROD_ROM 0xc04
6683 /* enum: MUM user signatures & calibration rom partition. */
6684 #define NVRAM_PARTITION_TYPE_MUM_USER_ROM 0xc05
6685 /* enum: MUM fuses and lockbits partition. */
6686 #define NVRAM_PARTITION_TYPE_MUM_FUSELOCK 0xc06
6687 /* enum: UEFI expansion ROM if separate from PXE */
6688 #define NVRAM_PARTITION_TYPE_EXPANSION_UEFI 0xd00
6689 /* enum: Used by the expansion ROM for logging */
6690 #define NVRAM_PARTITION_TYPE_PXE_LOG 0x1000
6691 /* enum: Used for XIP code of shmbooted images */
6692 #define NVRAM_PARTITION_TYPE_XIP_SCRATCH 0x1100
6693 /* enum: Spare partition 2 */
6694 #define NVRAM_PARTITION_TYPE_SPARE_2 0x1200
6695 /* enum: Manufacturing partition. Used during manufacture to pass information
6696  * between XJTAG and Manftest.
6697  */
6698 #define NVRAM_PARTITION_TYPE_MANUFACTURING 0x1300
6699 /* enum: Spare partition 4 */
6700 #define NVRAM_PARTITION_TYPE_SPARE_4 0x1400
6701 /* enum: Spare partition 5 */
6702 #define NVRAM_PARTITION_TYPE_SPARE_5 0x1500
6703 /* enum: Partition for reporting MC status. See mc_flash_layout.h
6704  * medford_mc_status_hdr_t for layout on Medford.
6705  */
6706 #define NVRAM_PARTITION_TYPE_STATUS 0x1600
6707 /* enum: Spare partition 13 */
6708 #define NVRAM_PARTITION_TYPE_SPARE_13 0x1700
6709 /* enum: Spare partition 14 */
6710 #define NVRAM_PARTITION_TYPE_SPARE_14 0x1800
6711 /* enum: Spare partition 15 */
6712 #define NVRAM_PARTITION_TYPE_SPARE_15 0x1900
6713 /* enum: Spare partition 16 */
6714 #define NVRAM_PARTITION_TYPE_SPARE_16 0x1a00
6715 /* enum: Factory defaults for dynamic configuration */
6716 #define NVRAM_PARTITION_TYPE_DYNCONFIG_DEFAULTS 0x1b00
6717 /* enum: Factory defaults for expansion ROM configuration */
6718 #define NVRAM_PARTITION_TYPE_ROMCONFIG_DEFAULTS 0x1c00
6719 /* enum: Field Replaceable Unit inventory information for use on IPMI
6720  * platforms. See SF-119124-PS. The STATIC_CONFIG partition may contain a
6721  * subset of the information stored in this partition.
6722  */
6723 #define NVRAM_PARTITION_TYPE_FRU_INFORMATION 0x1d00
6724 /* enum: Start of reserved value range (firmware may use for any purpose) */
6725 #define NVRAM_PARTITION_TYPE_RESERVED_VALUES_MIN 0xff00
6726 /* enum: End of reserved value range (firmware may use for any purpose) */
6727 #define NVRAM_PARTITION_TYPE_RESERVED_VALUES_MAX 0xfffd
6728 /* enum: Recovery partition map (provided if real map is missing or corrupt) */
6729 #define NVRAM_PARTITION_TYPE_RECOVERY_MAP 0xfffe
6730 /* enum: Partition map (real map as stored in flash) */
6731 #define NVRAM_PARTITION_TYPE_PARTITION_MAP 0xffff
6732 #define NVRAM_PARTITION_TYPE_ID_LBN 0
6733 #define NVRAM_PARTITION_TYPE_ID_WIDTH 16
6734
6735 /* LICENSED_APP_ID structuredef */
6736 #define LICENSED_APP_ID_LEN 4
6737 #define LICENSED_APP_ID_ID_OFST 0
6738 #define LICENSED_APP_ID_ID_LEN 4
6739 /* enum: OpenOnload */
6740 #define LICENSED_APP_ID_ONLOAD 0x1
6741 /* enum: PTP timestamping */
6742 #define LICENSED_APP_ID_PTP 0x2
6743 /* enum: SolarCapture Pro */
6744 #define LICENSED_APP_ID_SOLARCAPTURE_PRO 0x4
6745 /* enum: SolarSecure filter engine */
6746 #define LICENSED_APP_ID_SOLARSECURE 0x8
6747 /* enum: Performance monitor */
6748 #define LICENSED_APP_ID_PERF_MONITOR 0x10
6749 /* enum: SolarCapture Live */
6750 #define LICENSED_APP_ID_SOLARCAPTURE_LIVE 0x20
6751 /* enum: Capture SolarSystem */
6752 #define LICENSED_APP_ID_CAPTURE_SOLARSYSTEM 0x40
6753 /* enum: Network Access Control */
6754 #define LICENSED_APP_ID_NETWORK_ACCESS_CONTROL 0x80
6755 /* enum: TCP Direct */
6756 #define LICENSED_APP_ID_TCP_DIRECT 0x100
6757 /* enum: Low Latency */
6758 #define LICENSED_APP_ID_LOW_LATENCY 0x200
6759 /* enum: SolarCapture Tap */
6760 #define LICENSED_APP_ID_SOLARCAPTURE_TAP 0x400
6761 /* enum: Capture SolarSystem 40G */
6762 #define LICENSED_APP_ID_CAPTURE_SOLARSYSTEM_40G 0x800
6763 /* enum: Capture SolarSystem 1G */
6764 #define LICENSED_APP_ID_CAPTURE_SOLARSYSTEM_1G 0x1000
6765 /* enum: ScaleOut Onload */
6766 #define LICENSED_APP_ID_SCALEOUT_ONLOAD 0x2000
6767 /* enum: SCS Network Analytics Dashboard */
6768 #define LICENSED_APP_ID_DSHBRD 0x4000
6769 /* enum: SolarCapture Trading Analytics */
6770 #define LICENSED_APP_ID_SCATRD 0x8000
6771 #define LICENSED_APP_ID_ID_LBN 0
6772 #define LICENSED_APP_ID_ID_WIDTH 32
6773
6774 /* LICENSED_FEATURES structuredef */
6775 #define LICENSED_FEATURES_LEN 8
6776 /* Bitmask of licensed firmware features */
6777 #define LICENSED_FEATURES_MASK_OFST 0
6778 #define LICENSED_FEATURES_MASK_LEN 8
6779 #define LICENSED_FEATURES_MASK_LO_OFST 0
6780 #define LICENSED_FEATURES_MASK_HI_OFST 4
6781 #define LICENSED_FEATURES_RX_CUT_THROUGH_LBN 0
6782 #define LICENSED_FEATURES_RX_CUT_THROUGH_WIDTH 1
6783 #define LICENSED_FEATURES_PIO_LBN 1
6784 #define LICENSED_FEATURES_PIO_WIDTH 1
6785 #define LICENSED_FEATURES_EVQ_TIMER_LBN 2
6786 #define LICENSED_FEATURES_EVQ_TIMER_WIDTH 1
6787 #define LICENSED_FEATURES_CLOCK_LBN 3
6788 #define LICENSED_FEATURES_CLOCK_WIDTH 1
6789 #define LICENSED_FEATURES_RX_TIMESTAMPS_LBN 4
6790 #define LICENSED_FEATURES_RX_TIMESTAMPS_WIDTH 1
6791 #define LICENSED_FEATURES_TX_TIMESTAMPS_LBN 5
6792 #define LICENSED_FEATURES_TX_TIMESTAMPS_WIDTH 1
6793 #define LICENSED_FEATURES_RX_SNIFF_LBN 6
6794 #define LICENSED_FEATURES_RX_SNIFF_WIDTH 1
6795 #define LICENSED_FEATURES_TX_SNIFF_LBN 7
6796 #define LICENSED_FEATURES_TX_SNIFF_WIDTH 1
6797 #define LICENSED_FEATURES_PROXY_FILTER_OPS_LBN 8
6798 #define LICENSED_FEATURES_PROXY_FILTER_OPS_WIDTH 1
6799 #define LICENSED_FEATURES_EVENT_CUT_THROUGH_LBN 9
6800 #define LICENSED_FEATURES_EVENT_CUT_THROUGH_WIDTH 1
6801 #define LICENSED_FEATURES_MASK_LBN 0
6802 #define LICENSED_FEATURES_MASK_WIDTH 64
6803
6804 /* LICENSED_V3_APPS structuredef */
6805 #define LICENSED_V3_APPS_LEN 8
6806 /* Bitmask of licensed applications */
6807 #define LICENSED_V3_APPS_MASK_OFST 0
6808 #define LICENSED_V3_APPS_MASK_LEN 8
6809 #define LICENSED_V3_APPS_MASK_LO_OFST 0
6810 #define LICENSED_V3_APPS_MASK_HI_OFST 4
6811 #define LICENSED_V3_APPS_ONLOAD_LBN 0
6812 #define LICENSED_V3_APPS_ONLOAD_WIDTH 1
6813 #define LICENSED_V3_APPS_PTP_LBN 1
6814 #define LICENSED_V3_APPS_PTP_WIDTH 1
6815 #define LICENSED_V3_APPS_SOLARCAPTURE_PRO_LBN 2
6816 #define LICENSED_V3_APPS_SOLARCAPTURE_PRO_WIDTH 1
6817 #define LICENSED_V3_APPS_SOLARSECURE_LBN 3
6818 #define LICENSED_V3_APPS_SOLARSECURE_WIDTH 1
6819 #define LICENSED_V3_APPS_PERF_MONITOR_LBN 4
6820 #define LICENSED_V3_APPS_PERF_MONITOR_WIDTH 1
6821 #define LICENSED_V3_APPS_SOLARCAPTURE_LIVE_LBN 5
6822 #define LICENSED_V3_APPS_SOLARCAPTURE_LIVE_WIDTH 1
6823 #define LICENSED_V3_APPS_CAPTURE_SOLARSYSTEM_LBN 6
6824 #define LICENSED_V3_APPS_CAPTURE_SOLARSYSTEM_WIDTH 1
6825 #define LICENSED_V3_APPS_NETWORK_ACCESS_CONTROL_LBN 7
6826 #define LICENSED_V3_APPS_NETWORK_ACCESS_CONTROL_WIDTH 1
6827 #define LICENSED_V3_APPS_TCP_DIRECT_LBN 8
6828 #define LICENSED_V3_APPS_TCP_DIRECT_WIDTH 1
6829 #define LICENSED_V3_APPS_LOW_LATENCY_LBN 9
6830 #define LICENSED_V3_APPS_LOW_LATENCY_WIDTH 1
6831 #define LICENSED_V3_APPS_SOLARCAPTURE_TAP_LBN 10
6832 #define LICENSED_V3_APPS_SOLARCAPTURE_TAP_WIDTH 1
6833 #define LICENSED_V3_APPS_CAPTURE_SOLARSYSTEM_40G_LBN 11
6834 #define LICENSED_V3_APPS_CAPTURE_SOLARSYSTEM_40G_WIDTH 1
6835 #define LICENSED_V3_APPS_CAPTURE_SOLARSYSTEM_1G_LBN 12
6836 #define LICENSED_V3_APPS_CAPTURE_SOLARSYSTEM_1G_WIDTH 1
6837 #define LICENSED_V3_APPS_SCALEOUT_ONLOAD_LBN 13
6838 #define LICENSED_V3_APPS_SCALEOUT_ONLOAD_WIDTH 1
6839 #define LICENSED_V3_APPS_DSHBRD_LBN 14
6840 #define LICENSED_V3_APPS_DSHBRD_WIDTH 1
6841 #define LICENSED_V3_APPS_SCATRD_LBN 15
6842 #define LICENSED_V3_APPS_SCATRD_WIDTH 1
6843 #define LICENSED_V3_APPS_MASK_LBN 0
6844 #define LICENSED_V3_APPS_MASK_WIDTH 64
6845
6846 /* LICENSED_V3_FEATURES structuredef */
6847 #define LICENSED_V3_FEATURES_LEN 8
6848 /* Bitmask of licensed firmware features */
6849 #define LICENSED_V3_FEATURES_MASK_OFST 0
6850 #define LICENSED_V3_FEATURES_MASK_LEN 8
6851 #define LICENSED_V3_FEATURES_MASK_LO_OFST 0
6852 #define LICENSED_V3_FEATURES_MASK_HI_OFST 4
6853 #define LICENSED_V3_FEATURES_RX_CUT_THROUGH_LBN 0
6854 #define LICENSED_V3_FEATURES_RX_CUT_THROUGH_WIDTH 1
6855 #define LICENSED_V3_FEATURES_PIO_LBN 1
6856 #define LICENSED_V3_FEATURES_PIO_WIDTH 1
6857 #define LICENSED_V3_FEATURES_EVQ_TIMER_LBN 2
6858 #define LICENSED_V3_FEATURES_EVQ_TIMER_WIDTH 1
6859 #define LICENSED_V3_FEATURES_CLOCK_LBN 3
6860 #define LICENSED_V3_FEATURES_CLOCK_WIDTH 1
6861 #define LICENSED_V3_FEATURES_RX_TIMESTAMPS_LBN 4
6862 #define LICENSED_V3_FEATURES_RX_TIMESTAMPS_WIDTH 1
6863 #define LICENSED_V3_FEATURES_TX_TIMESTAMPS_LBN 5
6864 #define LICENSED_V3_FEATURES_TX_TIMESTAMPS_WIDTH 1
6865 #define LICENSED_V3_FEATURES_RX_SNIFF_LBN 6
6866 #define LICENSED_V3_FEATURES_RX_SNIFF_WIDTH 1
6867 #define LICENSED_V3_FEATURES_TX_SNIFF_LBN 7
6868 #define LICENSED_V3_FEATURES_TX_SNIFF_WIDTH 1
6869 #define LICENSED_V3_FEATURES_PROXY_FILTER_OPS_LBN 8
6870 #define LICENSED_V3_FEATURES_PROXY_FILTER_OPS_WIDTH 1
6871 #define LICENSED_V3_FEATURES_EVENT_CUT_THROUGH_LBN 9
6872 #define LICENSED_V3_FEATURES_EVENT_CUT_THROUGH_WIDTH 1
6873 #define LICENSED_V3_FEATURES_MASK_LBN 0
6874 #define LICENSED_V3_FEATURES_MASK_WIDTH 64
6875
6876 /* TX_TIMESTAMP_EVENT structuredef */
6877 #define TX_TIMESTAMP_EVENT_LEN 6
6878 /* lower 16 bits of timestamp data */
6879 #define TX_TIMESTAMP_EVENT_TSTAMP_DATA_LO_OFST 0
6880 #define TX_TIMESTAMP_EVENT_TSTAMP_DATA_LO_LEN 2
6881 #define TX_TIMESTAMP_EVENT_TSTAMP_DATA_LO_LBN 0
6882 #define TX_TIMESTAMP_EVENT_TSTAMP_DATA_LO_WIDTH 16
6883 /* Type of TX event, ordinary TX completion, low or high part of TX timestamp
6884  */
6885 #define TX_TIMESTAMP_EVENT_TX_EV_TYPE_OFST 3
6886 #define TX_TIMESTAMP_EVENT_TX_EV_TYPE_LEN 1
6887 /* enum: This is a TX completion event, not a timestamp */
6888 #define TX_TIMESTAMP_EVENT_TX_EV_COMPLETION 0x0
6889 /* enum: This is a TX completion event for a CTPIO transmit. The event format
6890  * is the same as for TX_EV_COMPLETION.
6891  */
6892 #define TX_TIMESTAMP_EVENT_TX_EV_CTPIO_COMPLETION 0x11
6893 /* enum: This is the low part of a TX timestamp for a CTPIO transmission. The
6894  * event format is the same as for TX_EV_TSTAMP_LO
6895  */
6896 #define TX_TIMESTAMP_EVENT_TX_EV_CTPIO_TS_LO 0x12
6897 /* enum: This is the high part of a TX timestamp for a CTPIO transmission. The
6898  * event format is the same as for TX_EV_TSTAMP_HI
6899  */
6900 #define TX_TIMESTAMP_EVENT_TX_EV_CTPIO_TS_HI 0x13
6901 /* enum: This is the low part of a TX timestamp event */
6902 #define TX_TIMESTAMP_EVENT_TX_EV_TSTAMP_LO 0x51
6903 /* enum: This is the high part of a TX timestamp event */
6904 #define TX_TIMESTAMP_EVENT_TX_EV_TSTAMP_HI 0x52
6905 #define TX_TIMESTAMP_EVENT_TX_EV_TYPE_LBN 24
6906 #define TX_TIMESTAMP_EVENT_TX_EV_TYPE_WIDTH 8
6907 /* upper 16 bits of timestamp data */
6908 #define TX_TIMESTAMP_EVENT_TSTAMP_DATA_HI_OFST 4
6909 #define TX_TIMESTAMP_EVENT_TSTAMP_DATA_HI_LEN 2
6910 #define TX_TIMESTAMP_EVENT_TSTAMP_DATA_HI_LBN 32
6911 #define TX_TIMESTAMP_EVENT_TSTAMP_DATA_HI_WIDTH 16
6912
6913 /* RSS_MODE structuredef */
6914 #define RSS_MODE_LEN 1
6915 /* The RSS mode for a particular packet type is a value from 0 - 15 which can
6916  * be considered as 4 bits selecting which fields are included in the hash. (A
6917  * value 0 effectively disables RSS spreading for the packet type.) The YAML
6918  * generation tools require this structure to be a whole number of bytes wide,
6919  * but only 4 bits are relevant.
6920  */
6921 #define RSS_MODE_HASH_SELECTOR_OFST 0
6922 #define RSS_MODE_HASH_SELECTOR_LEN 1
6923 #define RSS_MODE_HASH_SRC_ADDR_LBN 0
6924 #define RSS_MODE_HASH_SRC_ADDR_WIDTH 1
6925 #define RSS_MODE_HASH_DST_ADDR_LBN 1
6926 #define RSS_MODE_HASH_DST_ADDR_WIDTH 1
6927 #define RSS_MODE_HASH_SRC_PORT_LBN 2
6928 #define RSS_MODE_HASH_SRC_PORT_WIDTH 1
6929 #define RSS_MODE_HASH_DST_PORT_LBN 3
6930 #define RSS_MODE_HASH_DST_PORT_WIDTH 1
6931 #define RSS_MODE_HASH_SELECTOR_LBN 0
6932 #define RSS_MODE_HASH_SELECTOR_WIDTH 8
6933
6934 /* CTPIO_STATS_MAP structuredef */
6935 #define CTPIO_STATS_MAP_LEN 4
6936 /* The (function relative) VI number */
6937 #define CTPIO_STATS_MAP_VI_OFST 0
6938 #define CTPIO_STATS_MAP_VI_LEN 2
6939 #define CTPIO_STATS_MAP_VI_LBN 0
6940 #define CTPIO_STATS_MAP_VI_WIDTH 16
6941 /* The target bucket for the VI */
6942 #define CTPIO_STATS_MAP_BUCKET_OFST 2
6943 #define CTPIO_STATS_MAP_BUCKET_LEN 2
6944 #define CTPIO_STATS_MAP_BUCKET_LBN 16
6945 #define CTPIO_STATS_MAP_BUCKET_WIDTH 16
6946
6947 /* MESSAGE_TYPE structuredef: When present this defines the meaning of a
6948  * message, and is used to protect against chosen message attacks in signed
6949  * messages, regardless their origin. The message type also defines the
6950  * signature cryptographic algorithm, encoding, and message fields included in
6951  * the signature. The values are used in different commands but must be unique
6952  * across all commands, e.g. MC_CMD_TSA_BIND_IN_SECURE_UNBIND uses different
6953  * message type than MC_CMD_SECURE_NIC_INFO_IN_STATUS.
6954  */
6955 #define MESSAGE_TYPE_LEN 4
6956 #define MESSAGE_TYPE_MESSAGE_TYPE_OFST 0
6957 #define MESSAGE_TYPE_MESSAGE_TYPE_LEN 4
6958 #define MESSAGE_TYPE_UNUSED 0x0 /* enum */
6959 /* enum: Message type value for the response to a
6960  * MC_CMD_TSA_BIND_IN_SECURE_UNBIND message. TSA_SECURE_UNBIND messages are
6961  * ECDSA SECP384R1 signed using SHA384 message digest algorithm over fields
6962  * MESSAGE_TYPE, TSANID, TSAID, and UNBINDTOKEN, and encoded as suggested by
6963  * RFC6979 (section 2.4).
6964  */
6965 #define MESSAGE_TYPE_TSA_SECURE_UNBIND 0x1
6966 /* enum: Message type value for the response to a
6967  * MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION message. TSA_SECURE_DECOMMISSION
6968  * messages are ECDSA SECP384R1 signed using SHA384 message digest algorithm
6969  * over fields MESSAGE_TYPE, TSAID, USER, and REASON, and encoded as suggested
6970  * by RFC6979 (section 2.4).
6971  */
6972 #define MESSAGE_TYPE_TSA_SECURE_DECOMMISSION 0x2
6973 /* enum: Message type value for the response to a
6974  * MC_CMD_SECURE_NIC_INFO_IN_STATUS message. This enum value is not sequential
6975  * to other message types for backwards compatibility as the message type for
6976  * MC_CMD_SECURE_NIC_INFO_IN_STATUS was defined before the existence of this
6977  * global enum.
6978  */
6979 #define MESSAGE_TYPE_SECURE_NIC_INFO_STATUS 0xdb4
6980 #define MESSAGE_TYPE_MESSAGE_TYPE_LBN 0
6981 #define MESSAGE_TYPE_MESSAGE_TYPE_WIDTH 32
6982
6983
6984 /***********************************/
6985 /* MC_CMD_READ_REGS
6986  * Get a dump of the MCPU registers
6987  */
6988 #define MC_CMD_READ_REGS 0x50
6989 #undef  MC_CMD_0x50_PRIVILEGE_CTG
6990
6991 #define MC_CMD_0x50_PRIVILEGE_CTG SRIOV_CTG_INSECURE
6992
6993 /* MC_CMD_READ_REGS_IN msgrequest */
6994 #define MC_CMD_READ_REGS_IN_LEN 0
6995
6996 /* MC_CMD_READ_REGS_OUT msgresponse */
6997 #define MC_CMD_READ_REGS_OUT_LEN 308
6998 /* Whether the corresponding register entry contains a valid value */
6999 #define MC_CMD_READ_REGS_OUT_MASK_OFST 0
7000 #define MC_CMD_READ_REGS_OUT_MASK_LEN 16
7001 /* Same order as MIPS GDB (r0-r31, sr, lo, hi, bad, cause, 32 x float, fsr,
7002  * fir, fp)
7003  */
7004 #define MC_CMD_READ_REGS_OUT_REGS_OFST 16
7005 #define MC_CMD_READ_REGS_OUT_REGS_LEN 4
7006 #define MC_CMD_READ_REGS_OUT_REGS_NUM 73
7007
7008
7009 /***********************************/
7010 /* MC_CMD_INIT_EVQ
7011  * Set up an event queue according to the supplied parameters. The IN arguments
7012  * end with an address for each 4k of host memory required to back the EVQ.
7013  */
7014 #define MC_CMD_INIT_EVQ 0x80
7015 #undef  MC_CMD_0x80_PRIVILEGE_CTG
7016
7017 #define MC_CMD_0x80_PRIVILEGE_CTG SRIOV_CTG_GENERAL
7018
7019 /* MC_CMD_INIT_EVQ_IN msgrequest */
7020 #define MC_CMD_INIT_EVQ_IN_LENMIN 44
7021 #define MC_CMD_INIT_EVQ_IN_LENMAX 548
7022 #define MC_CMD_INIT_EVQ_IN_LEN(num) (36+8*(num))
7023 /* Size, in entries */
7024 #define MC_CMD_INIT_EVQ_IN_SIZE_OFST 0
7025 #define MC_CMD_INIT_EVQ_IN_SIZE_LEN 4
7026 /* Desired instance. Must be set to a specific instance, which is a function
7027  * local queue index.
7028  */
7029 #define MC_CMD_INIT_EVQ_IN_INSTANCE_OFST 4
7030 #define MC_CMD_INIT_EVQ_IN_INSTANCE_LEN 4
7031 /* The initial timer value. The load value is ignored if the timer mode is DIS.
7032  */
7033 #define MC_CMD_INIT_EVQ_IN_TMR_LOAD_OFST 8
7034 #define MC_CMD_INIT_EVQ_IN_TMR_LOAD_LEN 4
7035 /* The reload value is ignored in one-shot modes */
7036 #define MC_CMD_INIT_EVQ_IN_TMR_RELOAD_OFST 12
7037 #define MC_CMD_INIT_EVQ_IN_TMR_RELOAD_LEN 4
7038 /* tbd */
7039 #define MC_CMD_INIT_EVQ_IN_FLAGS_OFST 16
7040 #define MC_CMD_INIT_EVQ_IN_FLAGS_LEN 4
7041 #define MC_CMD_INIT_EVQ_IN_FLAG_INTERRUPTING_LBN 0
7042 #define MC_CMD_INIT_EVQ_IN_FLAG_INTERRUPTING_WIDTH 1
7043 #define MC_CMD_INIT_EVQ_IN_FLAG_RPTR_DOS_LBN 1
7044 #define MC_CMD_INIT_EVQ_IN_FLAG_RPTR_DOS_WIDTH 1
7045 #define MC_CMD_INIT_EVQ_IN_FLAG_INT_ARMD_LBN 2
7046 #define MC_CMD_INIT_EVQ_IN_FLAG_INT_ARMD_WIDTH 1
7047 #define MC_CMD_INIT_EVQ_IN_FLAG_CUT_THRU_LBN 3
7048 #define MC_CMD_INIT_EVQ_IN_FLAG_CUT_THRU_WIDTH 1
7049 #define MC_CMD_INIT_EVQ_IN_FLAG_RX_MERGE_LBN 4
7050 #define MC_CMD_INIT_EVQ_IN_FLAG_RX_MERGE_WIDTH 1
7051 #define MC_CMD_INIT_EVQ_IN_FLAG_TX_MERGE_LBN 5
7052 #define MC_CMD_INIT_EVQ_IN_FLAG_TX_MERGE_WIDTH 1
7053 #define MC_CMD_INIT_EVQ_IN_FLAG_USE_TIMER_LBN 6
7054 #define MC_CMD_INIT_EVQ_IN_FLAG_USE_TIMER_WIDTH 1
7055 #define MC_CMD_INIT_EVQ_IN_TMR_MODE_OFST 20
7056 #define MC_CMD_INIT_EVQ_IN_TMR_MODE_LEN 4
7057 /* enum: Disabled */
7058 #define MC_CMD_INIT_EVQ_IN_TMR_MODE_DIS 0x0
7059 /* enum: Immediate */
7060 #define MC_CMD_INIT_EVQ_IN_TMR_IMMED_START 0x1
7061 /* enum: Triggered */
7062 #define MC_CMD_INIT_EVQ_IN_TMR_TRIG_START 0x2
7063 /* enum: Hold-off */
7064 #define MC_CMD_INIT_EVQ_IN_TMR_INT_HLDOFF 0x3
7065 /* Target EVQ for wakeups if in wakeup mode. */
7066 #define MC_CMD_INIT_EVQ_IN_TARGET_EVQ_OFST 24
7067 #define MC_CMD_INIT_EVQ_IN_TARGET_EVQ_LEN 4
7068 /* Target interrupt if in interrupting mode (note union with target EVQ). Use
7069  * MC_CMD_RESOURCE_INSTANCE_ANY unless a specific one required for test
7070  * purposes.
7071  */
7072 #define MC_CMD_INIT_EVQ_IN_IRQ_NUM_OFST 24
7073 #define MC_CMD_INIT_EVQ_IN_IRQ_NUM_LEN 4
7074 /* Event Counter Mode. */
7075 #define MC_CMD_INIT_EVQ_IN_COUNT_MODE_OFST 28
7076 #define MC_CMD_INIT_EVQ_IN_COUNT_MODE_LEN 4
7077 /* enum: Disabled */
7078 #define MC_CMD_INIT_EVQ_IN_COUNT_MODE_DIS 0x0
7079 /* enum: Disabled */
7080 #define MC_CMD_INIT_EVQ_IN_COUNT_MODE_RX 0x1
7081 /* enum: Disabled */
7082 #define MC_CMD_INIT_EVQ_IN_COUNT_MODE_TX 0x2
7083 /* enum: Disabled */
7084 #define MC_CMD_INIT_EVQ_IN_COUNT_MODE_RXTX 0x3
7085 /* Event queue packet count threshold. */
7086 #define MC_CMD_INIT_EVQ_IN_COUNT_THRSHLD_OFST 32
7087 #define MC_CMD_INIT_EVQ_IN_COUNT_THRSHLD_LEN 4
7088 /* 64-bit address of 4k of 4k-aligned host memory buffer */
7089 #define MC_CMD_INIT_EVQ_IN_DMA_ADDR_OFST 36
7090 #define MC_CMD_INIT_EVQ_IN_DMA_ADDR_LEN 8
7091 #define MC_CMD_INIT_EVQ_IN_DMA_ADDR_LO_OFST 36
7092 #define MC_CMD_INIT_EVQ_IN_DMA_ADDR_HI_OFST 40
7093 #define MC_CMD_INIT_EVQ_IN_DMA_ADDR_MINNUM 1
7094 #define MC_CMD_INIT_EVQ_IN_DMA_ADDR_MAXNUM 64
7095
7096 /* MC_CMD_INIT_EVQ_OUT msgresponse */
7097 #define MC_CMD_INIT_EVQ_OUT_LEN 4
7098 /* Only valid if INTRFLAG was true */
7099 #define MC_CMD_INIT_EVQ_OUT_IRQ_OFST 0
7100 #define MC_CMD_INIT_EVQ_OUT_IRQ_LEN 4
7101
7102 /* MC_CMD_INIT_EVQ_V2_IN msgrequest */
7103 #define MC_CMD_INIT_EVQ_V2_IN_LENMIN 44
7104 #define MC_CMD_INIT_EVQ_V2_IN_LENMAX 548
7105 #define MC_CMD_INIT_EVQ_V2_IN_LEN(num) (36+8*(num))
7106 /* Size, in entries */
7107 #define MC_CMD_INIT_EVQ_V2_IN_SIZE_OFST 0
7108 #define MC_CMD_INIT_EVQ_V2_IN_SIZE_LEN 4
7109 /* Desired instance. Must be set to a specific instance, which is a function
7110  * local queue index.
7111  */
7112 #define MC_CMD_INIT_EVQ_V2_IN_INSTANCE_OFST 4
7113 #define MC_CMD_INIT_EVQ_V2_IN_INSTANCE_LEN 4
7114 /* The initial timer value. The load value is ignored if the timer mode is DIS.
7115  */
7116 #define MC_CMD_INIT_EVQ_V2_IN_TMR_LOAD_OFST 8
7117 #define MC_CMD_INIT_EVQ_V2_IN_TMR_LOAD_LEN 4
7118 /* The reload value is ignored in one-shot modes */
7119 #define MC_CMD_INIT_EVQ_V2_IN_TMR_RELOAD_OFST 12
7120 #define MC_CMD_INIT_EVQ_V2_IN_TMR_RELOAD_LEN 4
7121 /* tbd */
7122 #define MC_CMD_INIT_EVQ_V2_IN_FLAGS_OFST 16
7123 #define MC_CMD_INIT_EVQ_V2_IN_FLAGS_LEN 4
7124 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_INTERRUPTING_LBN 0
7125 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_INTERRUPTING_WIDTH 1
7126 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_RPTR_DOS_LBN 1
7127 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_RPTR_DOS_WIDTH 1
7128 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_INT_ARMD_LBN 2
7129 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_INT_ARMD_WIDTH 1
7130 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_CUT_THRU_LBN 3
7131 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_CUT_THRU_WIDTH 1
7132 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_RX_MERGE_LBN 4
7133 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_RX_MERGE_WIDTH 1
7134 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_TX_MERGE_LBN 5
7135 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_TX_MERGE_WIDTH 1
7136 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_USE_TIMER_LBN 6
7137 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_USE_TIMER_WIDTH 1
7138 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_TYPE_LBN 7
7139 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_TYPE_WIDTH 4
7140 /* enum: All initialisation flags specified by host. */
7141 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_TYPE_MANUAL 0x0
7142 /* enum: MEDFORD only. Certain initialisation flags specified by host may be
7143  * over-ridden by firmware based on licenses and firmware variant in order to
7144  * provide the lowest latency achievable. See
7145  * MC_CMD_INIT_EVQ_V2/MC_CMD_INIT_EVQ_V2_OUT/FLAGS for list of affected flags.
7146  */
7147 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_TYPE_LOW_LATENCY 0x1
7148 /* enum: MEDFORD only. Certain initialisation flags specified by host may be
7149  * over-ridden by firmware based on licenses and firmware variant in order to
7150  * provide the best throughput achievable. See
7151  * MC_CMD_INIT_EVQ_V2/MC_CMD_INIT_EVQ_V2_OUT/FLAGS for list of affected flags.
7152  */
7153 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_TYPE_THROUGHPUT 0x2
7154 /* enum: MEDFORD only. Certain initialisation flags may be over-ridden by
7155  * firmware based on licenses and firmware variant. See
7156  * MC_CMD_INIT_EVQ_V2/MC_CMD_INIT_EVQ_V2_OUT/FLAGS for list of affected flags.
7157  */
7158 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_TYPE_AUTO 0x3
7159 #define MC_CMD_INIT_EVQ_V2_IN_TMR_MODE_OFST 20
7160 #define MC_CMD_INIT_EVQ_V2_IN_TMR_MODE_LEN 4
7161 /* enum: Disabled */
7162 #define MC_CMD_INIT_EVQ_V2_IN_TMR_MODE_DIS 0x0
7163 /* enum: Immediate */
7164 #define MC_CMD_INIT_EVQ_V2_IN_TMR_IMMED_START 0x1
7165 /* enum: Triggered */
7166 #define MC_CMD_INIT_EVQ_V2_IN_TMR_TRIG_START 0x2
7167 /* enum: Hold-off */
7168 #define MC_CMD_INIT_EVQ_V2_IN_TMR_INT_HLDOFF 0x3
7169 /* Target EVQ for wakeups if in wakeup mode. */
7170 #define MC_CMD_INIT_EVQ_V2_IN_TARGET_EVQ_OFST 24
7171 #define MC_CMD_INIT_EVQ_V2_IN_TARGET_EVQ_LEN 4
7172 /* Target interrupt if in interrupting mode (note union with target EVQ). Use
7173  * MC_CMD_RESOURCE_INSTANCE_ANY unless a specific one required for test
7174  * purposes.
7175  */
7176 #define MC_CMD_INIT_EVQ_V2_IN_IRQ_NUM_OFST 24
7177 #define MC_CMD_INIT_EVQ_V2_IN_IRQ_NUM_LEN 4
7178 /* Event Counter Mode. */
7179 #define MC_CMD_INIT_EVQ_V2_IN_COUNT_MODE_OFST 28
7180 #define MC_CMD_INIT_EVQ_V2_IN_COUNT_MODE_LEN 4
7181 /* enum: Disabled */
7182 #define MC_CMD_INIT_EVQ_V2_IN_COUNT_MODE_DIS 0x0
7183 /* enum: Disabled */
7184 #define MC_CMD_INIT_EVQ_V2_IN_COUNT_MODE_RX 0x1
7185 /* enum: Disabled */
7186 #define MC_CMD_INIT_EVQ_V2_IN_COUNT_MODE_TX 0x2
7187 /* enum: Disabled */
7188 #define MC_CMD_INIT_EVQ_V2_IN_COUNT_MODE_RXTX 0x3
7189 /* Event queue packet count threshold. */
7190 #define MC_CMD_INIT_EVQ_V2_IN_COUNT_THRSHLD_OFST 32
7191 #define MC_CMD_INIT_EVQ_V2_IN_COUNT_THRSHLD_LEN 4
7192 /* 64-bit address of 4k of 4k-aligned host memory buffer */
7193 #define MC_CMD_INIT_EVQ_V2_IN_DMA_ADDR_OFST 36
7194 #define MC_CMD_INIT_EVQ_V2_IN_DMA_ADDR_LEN 8
7195 #define MC_CMD_INIT_EVQ_V2_IN_DMA_ADDR_LO_OFST 36
7196 #define MC_CMD_INIT_EVQ_V2_IN_DMA_ADDR_HI_OFST 40
7197 #define MC_CMD_INIT_EVQ_V2_IN_DMA_ADDR_MINNUM 1
7198 #define MC_CMD_INIT_EVQ_V2_IN_DMA_ADDR_MAXNUM 64
7199
7200 /* MC_CMD_INIT_EVQ_V2_OUT msgresponse */
7201 #define MC_CMD_INIT_EVQ_V2_OUT_LEN 8
7202 /* Only valid if INTRFLAG was true */
7203 #define MC_CMD_INIT_EVQ_V2_OUT_IRQ_OFST 0
7204 #define MC_CMD_INIT_EVQ_V2_OUT_IRQ_LEN 4
7205 /* Actual configuration applied on the card */
7206 #define MC_CMD_INIT_EVQ_V2_OUT_FLAGS_OFST 4
7207 #define MC_CMD_INIT_EVQ_V2_OUT_FLAGS_LEN 4
7208 #define MC_CMD_INIT_EVQ_V2_OUT_FLAG_CUT_THRU_LBN 0
7209 #define MC_CMD_INIT_EVQ_V2_OUT_FLAG_CUT_THRU_WIDTH 1
7210 #define MC_CMD_INIT_EVQ_V2_OUT_FLAG_RX_MERGE_LBN 1
7211 #define MC_CMD_INIT_EVQ_V2_OUT_FLAG_RX_MERGE_WIDTH 1
7212 #define MC_CMD_INIT_EVQ_V2_OUT_FLAG_TX_MERGE_LBN 2
7213 #define MC_CMD_INIT_EVQ_V2_OUT_FLAG_TX_MERGE_WIDTH 1
7214 #define MC_CMD_INIT_EVQ_V2_OUT_FLAG_RXQ_FORCE_EV_MERGING_LBN 3
7215 #define MC_CMD_INIT_EVQ_V2_OUT_FLAG_RXQ_FORCE_EV_MERGING_WIDTH 1
7216
7217 /* QUEUE_CRC_MODE structuredef */
7218 #define QUEUE_CRC_MODE_LEN 1
7219 #define QUEUE_CRC_MODE_MODE_LBN 0
7220 #define QUEUE_CRC_MODE_MODE_WIDTH 4
7221 /* enum: No CRC. */
7222 #define QUEUE_CRC_MODE_NONE 0x0
7223 /* enum: CRC Fiber channel over ethernet. */
7224 #define QUEUE_CRC_MODE_FCOE 0x1
7225 /* enum: CRC (digest) iSCSI header only. */
7226 #define QUEUE_CRC_MODE_ISCSI_HDR 0x2
7227 /* enum: CRC (digest) iSCSI header and payload. */
7228 #define QUEUE_CRC_MODE_ISCSI 0x3
7229 /* enum: CRC Fiber channel over IP over ethernet. */
7230 #define QUEUE_CRC_MODE_FCOIPOE 0x4
7231 /* enum: CRC MPA. */
7232 #define QUEUE_CRC_MODE_MPA 0x5
7233 #define QUEUE_CRC_MODE_SPARE_LBN 4
7234 #define QUEUE_CRC_MODE_SPARE_WIDTH 4
7235
7236
7237 /***********************************/
7238 /* MC_CMD_INIT_RXQ
7239  * set up a receive queue according to the supplied parameters. The IN
7240  * arguments end with an address for each 4k of host memory required to back
7241  * the RXQ.
7242  */
7243 #define MC_CMD_INIT_RXQ 0x81
7244 #undef  MC_CMD_0x81_PRIVILEGE_CTG
7245
7246 #define MC_CMD_0x81_PRIVILEGE_CTG SRIOV_CTG_GENERAL
7247
7248 /* MC_CMD_INIT_RXQ_IN msgrequest: Legacy RXQ_INIT request. Use extended version
7249  * in new code.
7250  */
7251 #define MC_CMD_INIT_RXQ_IN_LENMIN 36
7252 #define MC_CMD_INIT_RXQ_IN_LENMAX 252
7253 #define MC_CMD_INIT_RXQ_IN_LEN(num) (28+8*(num))
7254 /* Size, in entries */
7255 #define MC_CMD_INIT_RXQ_IN_SIZE_OFST 0
7256 #define MC_CMD_INIT_RXQ_IN_SIZE_LEN 4
7257 /* The EVQ to send events to. This is an index originally specified to INIT_EVQ
7258  */
7259 #define MC_CMD_INIT_RXQ_IN_TARGET_EVQ_OFST 4
7260 #define MC_CMD_INIT_RXQ_IN_TARGET_EVQ_LEN 4
7261 /* The value to put in the event data. Check hardware spec. for valid range. */
7262 #define MC_CMD_INIT_RXQ_IN_LABEL_OFST 8
7263 #define MC_CMD_INIT_RXQ_IN_LABEL_LEN 4
7264 /* Desired instance. Must be set to a specific instance, which is a function
7265  * local queue index.
7266  */
7267 #define MC_CMD_INIT_RXQ_IN_INSTANCE_OFST 12
7268 #define MC_CMD_INIT_RXQ_IN_INSTANCE_LEN 4
7269 /* There will be more flags here. */
7270 #define MC_CMD_INIT_RXQ_IN_FLAGS_OFST 16
7271 #define MC_CMD_INIT_RXQ_IN_FLAGS_LEN 4
7272 #define MC_CMD_INIT_RXQ_IN_FLAG_BUFF_MODE_LBN 0
7273 #define MC_CMD_INIT_RXQ_IN_FLAG_BUFF_MODE_WIDTH 1
7274 #define MC_CMD_INIT_RXQ_IN_FLAG_HDR_SPLIT_LBN 1
7275 #define MC_CMD_INIT_RXQ_IN_FLAG_HDR_SPLIT_WIDTH 1
7276 #define MC_CMD_INIT_RXQ_IN_FLAG_TIMESTAMP_LBN 2
7277 #define MC_CMD_INIT_RXQ_IN_FLAG_TIMESTAMP_WIDTH 1
7278 #define MC_CMD_INIT_RXQ_IN_CRC_MODE_LBN 3
7279 #define MC_CMD_INIT_RXQ_IN_CRC_MODE_WIDTH 4
7280 #define MC_CMD_INIT_RXQ_IN_FLAG_CHAIN_LBN 7
7281 #define MC_CMD_INIT_RXQ_IN_FLAG_CHAIN_WIDTH 1
7282 #define MC_CMD_INIT_RXQ_IN_FLAG_PREFIX_LBN 8
7283 #define MC_CMD_INIT_RXQ_IN_FLAG_PREFIX_WIDTH 1
7284 #define MC_CMD_INIT_RXQ_IN_FLAG_DISABLE_SCATTER_LBN 9
7285 #define MC_CMD_INIT_RXQ_IN_FLAG_DISABLE_SCATTER_WIDTH 1
7286 #define MC_CMD_INIT_RXQ_IN_UNUSED_LBN 10
7287 #define MC_CMD_INIT_RXQ_IN_UNUSED_WIDTH 1
7288 /* Owner ID to use if in buffer mode (zero if physical) */
7289 #define MC_CMD_INIT_RXQ_IN_OWNER_ID_OFST 20
7290 #define MC_CMD_INIT_RXQ_IN_OWNER_ID_LEN 4
7291 /* The port ID associated with the v-adaptor which should contain this DMAQ. */
7292 #define MC_CMD_INIT_RXQ_IN_PORT_ID_OFST 24
7293 #define MC_CMD_INIT_RXQ_IN_PORT_ID_LEN 4
7294 /* 64-bit address of 4k of 4k-aligned host memory buffer */
7295 #define MC_CMD_INIT_RXQ_IN_DMA_ADDR_OFST 28
7296 #define MC_CMD_INIT_RXQ_IN_DMA_ADDR_LEN 8
7297 #define MC_CMD_INIT_RXQ_IN_DMA_ADDR_LO_OFST 28
7298 #define MC_CMD_INIT_RXQ_IN_DMA_ADDR_HI_OFST 32
7299 #define MC_CMD_INIT_RXQ_IN_DMA_ADDR_MINNUM 1
7300 #define MC_CMD_INIT_RXQ_IN_DMA_ADDR_MAXNUM 28
7301
7302 /* MC_CMD_INIT_RXQ_EXT_IN msgrequest: Extended RXQ_INIT with additional mode
7303  * flags
7304  */
7305 #define MC_CMD_INIT_RXQ_EXT_IN_LEN 544
7306 /* Size, in entries */
7307 #define MC_CMD_INIT_RXQ_EXT_IN_SIZE_OFST 0
7308 #define MC_CMD_INIT_RXQ_EXT_IN_SIZE_LEN 4
7309 /* The EVQ to send events to. This is an index originally specified to
7310  * INIT_EVQ. If DMA_MODE == PACKED_STREAM this must be equal to INSTANCE.
7311  */
7312 #define MC_CMD_INIT_RXQ_EXT_IN_TARGET_EVQ_OFST 4
7313 #define MC_CMD_INIT_RXQ_EXT_IN_TARGET_EVQ_LEN 4
7314 /* The value to put in the event data. Check hardware spec. for valid range.
7315  * This field is ignored if DMA_MODE == EQUAL_STRIDE_PACKED_STREAM or DMA_MODE
7316  * == PACKED_STREAM.
7317  */
7318 #define MC_CMD_INIT_RXQ_EXT_IN_LABEL_OFST 8
7319 #define MC_CMD_INIT_RXQ_EXT_IN_LABEL_LEN 4
7320 /* Desired instance. Must be set to a specific instance, which is a function
7321  * local queue index.
7322  */
7323 #define MC_CMD_INIT_RXQ_EXT_IN_INSTANCE_OFST 12
7324 #define MC_CMD_INIT_RXQ_EXT_IN_INSTANCE_LEN 4
7325 /* There will be more flags here. */
7326 #define MC_CMD_INIT_RXQ_EXT_IN_FLAGS_OFST 16
7327 #define MC_CMD_INIT_RXQ_EXT_IN_FLAGS_LEN 4
7328 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_BUFF_MODE_LBN 0
7329 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_BUFF_MODE_WIDTH 1
7330 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_HDR_SPLIT_LBN 1
7331 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_HDR_SPLIT_WIDTH 1
7332 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_TIMESTAMP_LBN 2
7333 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_TIMESTAMP_WIDTH 1
7334 #define MC_CMD_INIT_RXQ_EXT_IN_CRC_MODE_LBN 3
7335 #define MC_CMD_INIT_RXQ_EXT_IN_CRC_MODE_WIDTH 4
7336 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_CHAIN_LBN 7
7337 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_CHAIN_WIDTH 1
7338 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_PREFIX_LBN 8
7339 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_PREFIX_WIDTH 1
7340 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_DISABLE_SCATTER_LBN 9
7341 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_DISABLE_SCATTER_WIDTH 1
7342 #define MC_CMD_INIT_RXQ_EXT_IN_DMA_MODE_LBN 10
7343 #define MC_CMD_INIT_RXQ_EXT_IN_DMA_MODE_WIDTH 4
7344 /* enum: One packet per descriptor (for normal networking) */
7345 #define MC_CMD_INIT_RXQ_EXT_IN_SINGLE_PACKET 0x0
7346 /* enum: Pack multiple packets into large descriptors (for SolarCapture) */
7347 #define MC_CMD_INIT_RXQ_EXT_IN_PACKED_STREAM 0x1
7348 /* enum: Pack multiple packets into large descriptors using the format designed
7349  * to maximise packet rate. This mode uses 1 "bucket" per descriptor with
7350  * multiple fixed-size packet buffers within each bucket. For a full
7351  * description see SF-119419-TC. This mode is only supported by "dpdk" datapath
7352  * firmware.
7353  */
7354 #define MC_CMD_INIT_RXQ_EXT_IN_EQUAL_STRIDE_PACKED_STREAM 0x2
7355 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_SNAPSHOT_MODE_LBN 14
7356 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_SNAPSHOT_MODE_WIDTH 1
7357 #define MC_CMD_INIT_RXQ_EXT_IN_PACKED_STREAM_BUFF_SIZE_LBN 15
7358 #define MC_CMD_INIT_RXQ_EXT_IN_PACKED_STREAM_BUFF_SIZE_WIDTH 3
7359 #define MC_CMD_INIT_RXQ_EXT_IN_PS_BUFF_1M 0x0 /* enum */
7360 #define MC_CMD_INIT_RXQ_EXT_IN_PS_BUFF_512K 0x1 /* enum */
7361 #define MC_CMD_INIT_RXQ_EXT_IN_PS_BUFF_256K 0x2 /* enum */
7362 #define MC_CMD_INIT_RXQ_EXT_IN_PS_BUFF_128K 0x3 /* enum */
7363 #define MC_CMD_INIT_RXQ_EXT_IN_PS_BUFF_64K 0x4 /* enum */
7364 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_WANT_OUTER_CLASSES_LBN 18
7365 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_WANT_OUTER_CLASSES_WIDTH 1
7366 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_FORCE_EV_MERGING_LBN 19
7367 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_FORCE_EV_MERGING_WIDTH 1
7368 /* Owner ID to use if in buffer mode (zero if physical) */
7369 #define MC_CMD_INIT_RXQ_EXT_IN_OWNER_ID_OFST 20
7370 #define MC_CMD_INIT_RXQ_EXT_IN_OWNER_ID_LEN 4
7371 /* The port ID associated with the v-adaptor which should contain this DMAQ. */
7372 #define MC_CMD_INIT_RXQ_EXT_IN_PORT_ID_OFST 24
7373 #define MC_CMD_INIT_RXQ_EXT_IN_PORT_ID_LEN 4
7374 /* 64-bit address of 4k of 4k-aligned host memory buffer */
7375 #define MC_CMD_INIT_RXQ_EXT_IN_DMA_ADDR_OFST 28
7376 #define MC_CMD_INIT_RXQ_EXT_IN_DMA_ADDR_LEN 8
7377 #define MC_CMD_INIT_RXQ_EXT_IN_DMA_ADDR_LO_OFST 28
7378 #define MC_CMD_INIT_RXQ_EXT_IN_DMA_ADDR_HI_OFST 32
7379 #define MC_CMD_INIT_RXQ_EXT_IN_DMA_ADDR_NUM 64
7380 /* Maximum length of packet to receive, if SNAPSHOT_MODE flag is set */
7381 #define MC_CMD_INIT_RXQ_EXT_IN_SNAPSHOT_LENGTH_OFST 540
7382 #define MC_CMD_INIT_RXQ_EXT_IN_SNAPSHOT_LENGTH_LEN 4
7383
7384 /* MC_CMD_INIT_RXQ_V3_IN msgrequest */
7385 #define MC_CMD_INIT_RXQ_V3_IN_LEN 560
7386 /* Size, in entries */
7387 #define MC_CMD_INIT_RXQ_V3_IN_SIZE_OFST 0
7388 #define MC_CMD_INIT_RXQ_V3_IN_SIZE_LEN 4
7389 /* The EVQ to send events to. This is an index originally specified to
7390  * INIT_EVQ. If DMA_MODE == PACKED_STREAM this must be equal to INSTANCE.
7391  */
7392 #define MC_CMD_INIT_RXQ_V3_IN_TARGET_EVQ_OFST 4
7393 #define MC_CMD_INIT_RXQ_V3_IN_TARGET_EVQ_LEN 4
7394 /* The value to put in the event data. Check hardware spec. for valid range.
7395  * This field is ignored if DMA_MODE == EQUAL_STRIDE_PACKED_STREAM or DMA_MODE
7396  * == PACKED_STREAM.
7397  */
7398 #define MC_CMD_INIT_RXQ_V3_IN_LABEL_OFST 8
7399 #define MC_CMD_INIT_RXQ_V3_IN_LABEL_LEN 4
7400 /* Desired instance. Must be set to a specific instance, which is a function
7401  * local queue index.
7402  */
7403 #define MC_CMD_INIT_RXQ_V3_IN_INSTANCE_OFST 12
7404 #define MC_CMD_INIT_RXQ_V3_IN_INSTANCE_LEN 4
7405 /* There will be more flags here. */
7406 #define MC_CMD_INIT_RXQ_V3_IN_FLAGS_OFST 16
7407 #define MC_CMD_INIT_RXQ_V3_IN_FLAGS_LEN 4
7408 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_BUFF_MODE_LBN 0
7409 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_BUFF_MODE_WIDTH 1
7410 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_HDR_SPLIT_LBN 1
7411 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_HDR_SPLIT_WIDTH 1
7412 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_TIMESTAMP_LBN 2
7413 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_TIMESTAMP_WIDTH 1
7414 #define MC_CMD_INIT_RXQ_V3_IN_CRC_MODE_LBN 3
7415 #define MC_CMD_INIT_RXQ_V3_IN_CRC_MODE_WIDTH 4
7416 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_CHAIN_LBN 7
7417 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_CHAIN_WIDTH 1
7418 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_PREFIX_LBN 8
7419 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_PREFIX_WIDTH 1
7420 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_DISABLE_SCATTER_LBN 9
7421 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_DISABLE_SCATTER_WIDTH 1
7422 #define MC_CMD_INIT_RXQ_V3_IN_DMA_MODE_LBN 10
7423 #define MC_CMD_INIT_RXQ_V3_IN_DMA_MODE_WIDTH 4
7424 /* enum: One packet per descriptor (for normal networking) */
7425 #define MC_CMD_INIT_RXQ_V3_IN_SINGLE_PACKET 0x0
7426 /* enum: Pack multiple packets into large descriptors (for SolarCapture) */
7427 #define MC_CMD_INIT_RXQ_V3_IN_PACKED_STREAM 0x1
7428 /* enum: Pack multiple packets into large descriptors using the format designed
7429  * to maximise packet rate. This mode uses 1 "bucket" per descriptor with
7430  * multiple fixed-size packet buffers within each bucket. For a full
7431  * description see SF-119419-TC. This mode is only supported by "dpdk" datapath
7432  * firmware.
7433  */
7434 #define MC_CMD_INIT_RXQ_V3_IN_EQUAL_STRIDE_PACKED_STREAM 0x2
7435 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_SNAPSHOT_MODE_LBN 14
7436 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_SNAPSHOT_MODE_WIDTH 1
7437 #define MC_CMD_INIT_RXQ_V3_IN_PACKED_STREAM_BUFF_SIZE_LBN 15
7438 #define MC_CMD_INIT_RXQ_V3_IN_PACKED_STREAM_BUFF_SIZE_WIDTH 3
7439 #define MC_CMD_INIT_RXQ_V3_IN_PS_BUFF_1M 0x0 /* enum */
7440 #define MC_CMD_INIT_RXQ_V3_IN_PS_BUFF_512K 0x1 /* enum */
7441 #define MC_CMD_INIT_RXQ_V3_IN_PS_BUFF_256K 0x2 /* enum */
7442 #define MC_CMD_INIT_RXQ_V3_IN_PS_BUFF_128K 0x3 /* enum */
7443 #define MC_CMD_INIT_RXQ_V3_IN_PS_BUFF_64K 0x4 /* enum */
7444 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_WANT_OUTER_CLASSES_LBN 18
7445 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_WANT_OUTER_CLASSES_WIDTH 1
7446 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_FORCE_EV_MERGING_LBN 19
7447 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_FORCE_EV_MERGING_WIDTH 1
7448 /* Owner ID to use if in buffer mode (zero if physical) */
7449 #define MC_CMD_INIT_RXQ_V3_IN_OWNER_ID_OFST 20
7450 #define MC_CMD_INIT_RXQ_V3_IN_OWNER_ID_LEN 4
7451 /* The port ID associated with the v-adaptor which should contain this DMAQ. */
7452 #define MC_CMD_INIT_RXQ_V3_IN_PORT_ID_OFST 24
7453 #define MC_CMD_INIT_RXQ_V3_IN_PORT_ID_LEN 4
7454 /* 64-bit address of 4k of 4k-aligned host memory buffer */
7455 #define MC_CMD_INIT_RXQ_V3_IN_DMA_ADDR_OFST 28
7456 #define MC_CMD_INIT_RXQ_V3_IN_DMA_ADDR_LEN 8
7457 #define MC_CMD_INIT_RXQ_V3_IN_DMA_ADDR_LO_OFST 28
7458 #define MC_CMD_INIT_RXQ_V3_IN_DMA_ADDR_HI_OFST 32
7459 #define MC_CMD_INIT_RXQ_V3_IN_DMA_ADDR_NUM 64
7460 /* Maximum length of packet to receive, if SNAPSHOT_MODE flag is set */
7461 #define MC_CMD_INIT_RXQ_V3_IN_SNAPSHOT_LENGTH_OFST 540
7462 #define MC_CMD_INIT_RXQ_V3_IN_SNAPSHOT_LENGTH_LEN 4
7463 /* The number of packet buffers that will be contained within each
7464  * EQUAL_STRIDE_PACKED_STREAM format bucket supplied by the driver. This field
7465  * is ignored unless DMA_MODE == EQUAL_STRIDE_PACKED_STREAM.
7466  */
7467 #define MC_CMD_INIT_RXQ_V3_IN_ES_PACKET_BUFFERS_PER_BUCKET_OFST 544
7468 #define MC_CMD_INIT_RXQ_V3_IN_ES_PACKET_BUFFERS_PER_BUCKET_LEN 4
7469 /* The length in bytes of the area in each packet buffer that can be written to
7470  * by the adapter. This is used to store the packet prefix and the packet
7471  * payload. This length does not include any end padding added by the driver.
7472  * This field is ignored unless DMA_MODE == EQUAL_STRIDE_PACKED_STREAM.
7473  */
7474 #define MC_CMD_INIT_RXQ_V3_IN_ES_MAX_DMA_LEN_OFST 548
7475 #define MC_CMD_INIT_RXQ_V3_IN_ES_MAX_DMA_LEN_LEN 4
7476 /* The length in bytes of a single packet buffer within a
7477  * EQUAL_STRIDE_PACKED_STREAM format bucket. This field is ignored unless
7478  * DMA_MODE == EQUAL_STRIDE_PACKED_STREAM.
7479  */
7480 #define MC_CMD_INIT_RXQ_V3_IN_ES_PACKET_STRIDE_OFST 552
7481 #define MC_CMD_INIT_RXQ_V3_IN_ES_PACKET_STRIDE_LEN 4
7482 /* The maximum time in nanoseconds that the datapath will be backpressured if
7483  * there are no RX descriptors available. If the timeout is reached and there
7484  * are still no descriptors then the packet will be dropped. A timeout of 0
7485  * means the datapath will never be blocked. This field is ignored unless
7486  * DMA_MODE == EQUAL_STRIDE_PACKED_STREAM.
7487  */
7488 #define MC_CMD_INIT_RXQ_V3_IN_ES_HEAD_OF_LINE_BLOCK_TIMEOUT_OFST 556
7489 #define MC_CMD_INIT_RXQ_V3_IN_ES_HEAD_OF_LINE_BLOCK_TIMEOUT_LEN 4
7490
7491 /* MC_CMD_INIT_RXQ_OUT msgresponse */
7492 #define MC_CMD_INIT_RXQ_OUT_LEN 0
7493
7494 /* MC_CMD_INIT_RXQ_EXT_OUT msgresponse */
7495 #define MC_CMD_INIT_RXQ_EXT_OUT_LEN 0
7496
7497 /* MC_CMD_INIT_RXQ_V3_OUT msgresponse */
7498 #define MC_CMD_INIT_RXQ_V3_OUT_LEN 0
7499
7500
7501 /***********************************/
7502 /* MC_CMD_INIT_TXQ
7503  */
7504 #define MC_CMD_INIT_TXQ 0x82
7505 #undef  MC_CMD_0x82_PRIVILEGE_CTG
7506
7507 #define MC_CMD_0x82_PRIVILEGE_CTG SRIOV_CTG_GENERAL
7508
7509 /* MC_CMD_INIT_TXQ_IN msgrequest: Legacy INIT_TXQ request. Use extended version
7510  * in new code.
7511  */
7512 #define MC_CMD_INIT_TXQ_IN_LENMIN 36
7513 #define MC_CMD_INIT_TXQ_IN_LENMAX 252
7514 #define MC_CMD_INIT_TXQ_IN_LEN(num) (28+8*(num))
7515 /* Size, in entries */
7516 #define MC_CMD_INIT_TXQ_IN_SIZE_OFST 0
7517 #define MC_CMD_INIT_TXQ_IN_SIZE_LEN 4
7518 /* The EVQ to send events to. This is an index originally specified to
7519  * INIT_EVQ.
7520  */
7521 #define MC_CMD_INIT_TXQ_IN_TARGET_EVQ_OFST 4
7522 #define MC_CMD_INIT_TXQ_IN_TARGET_EVQ_LEN 4
7523 /* The value to put in the event data. Check hardware spec. for valid range. */
7524 #define MC_CMD_INIT_TXQ_IN_LABEL_OFST 8
7525 #define MC_CMD_INIT_TXQ_IN_LABEL_LEN 4
7526 /* Desired instance. Must be set to a specific instance, which is a function
7527  * local queue index.
7528  */
7529 #define MC_CMD_INIT_TXQ_IN_INSTANCE_OFST 12
7530 #define MC_CMD_INIT_TXQ_IN_INSTANCE_LEN 4
7531 /* There will be more flags here. */
7532 #define MC_CMD_INIT_TXQ_IN_FLAGS_OFST 16
7533 #define MC_CMD_INIT_TXQ_IN_FLAGS_LEN 4
7534 #define MC_CMD_INIT_TXQ_IN_FLAG_BUFF_MODE_LBN 0
7535 #define MC_CMD_INIT_TXQ_IN_FLAG_BUFF_MODE_WIDTH 1
7536 #define MC_CMD_INIT_TXQ_IN_FLAG_IP_CSUM_DIS_LBN 1
7537 #define MC_CMD_INIT_TXQ_IN_FLAG_IP_CSUM_DIS_WIDTH 1
7538 #define MC_CMD_INIT_TXQ_IN_FLAG_TCP_CSUM_DIS_LBN 2
7539 #define MC_CMD_INIT_TXQ_IN_FLAG_TCP_CSUM_DIS_WIDTH 1
7540 #define MC_CMD_INIT_TXQ_IN_FLAG_TCP_UDP_ONLY_LBN 3
7541 #define MC_CMD_INIT_TXQ_IN_FLAG_TCP_UDP_ONLY_WIDTH 1
7542 #define MC_CMD_INIT_TXQ_IN_CRC_MODE_LBN 4
7543 #define MC_CMD_INIT_TXQ_IN_CRC_MODE_WIDTH 4
7544 #define MC_CMD_INIT_TXQ_IN_FLAG_TIMESTAMP_LBN 8
7545 #define MC_CMD_INIT_TXQ_IN_FLAG_TIMESTAMP_WIDTH 1
7546 #define MC_CMD_INIT_TXQ_IN_FLAG_PACER_BYPASS_LBN 9
7547 #define MC_CMD_INIT_TXQ_IN_FLAG_PACER_BYPASS_WIDTH 1
7548 #define MC_CMD_INIT_TXQ_IN_FLAG_INNER_IP_CSUM_EN_LBN 10
7549 #define MC_CMD_INIT_TXQ_IN_FLAG_INNER_IP_CSUM_EN_WIDTH 1
7550 #define MC_CMD_INIT_TXQ_IN_FLAG_INNER_TCP_CSUM_EN_LBN 11
7551 #define MC_CMD_INIT_TXQ_IN_FLAG_INNER_TCP_CSUM_EN_WIDTH 1
7552 /* Owner ID to use if in buffer mode (zero if physical) */
7553 #define MC_CMD_INIT_TXQ_IN_OWNER_ID_OFST 20
7554 #define MC_CMD_INIT_TXQ_IN_OWNER_ID_LEN 4
7555 /* The port ID associated with the v-adaptor which should contain this DMAQ. */
7556 #define MC_CMD_INIT_TXQ_IN_PORT_ID_OFST 24
7557 #define MC_CMD_INIT_TXQ_IN_PORT_ID_LEN 4
7558 /* 64-bit address of 4k of 4k-aligned host memory buffer */
7559 #define MC_CMD_INIT_TXQ_IN_DMA_ADDR_OFST 28
7560 #define MC_CMD_INIT_TXQ_IN_DMA_ADDR_LEN 8
7561 #define MC_CMD_INIT_TXQ_IN_DMA_ADDR_LO_OFST 28
7562 #define MC_CMD_INIT_TXQ_IN_DMA_ADDR_HI_OFST 32
7563 #define MC_CMD_INIT_TXQ_IN_DMA_ADDR_MINNUM 1
7564 #define MC_CMD_INIT_TXQ_IN_DMA_ADDR_MAXNUM 28
7565
7566 /* MC_CMD_INIT_TXQ_EXT_IN msgrequest: Extended INIT_TXQ with additional mode
7567  * flags
7568  */
7569 #define MC_CMD_INIT_TXQ_EXT_IN_LEN 544
7570 /* Size, in entries */
7571 #define MC_CMD_INIT_TXQ_EXT_IN_SIZE_OFST 0
7572 #define MC_CMD_INIT_TXQ_EXT_IN_SIZE_LEN 4
7573 /* The EVQ to send events to. This is an index originally specified to
7574  * INIT_EVQ.
7575  */
7576 #define MC_CMD_INIT_TXQ_EXT_IN_TARGET_EVQ_OFST 4
7577 #define MC_CMD_INIT_TXQ_EXT_IN_TARGET_EVQ_LEN 4
7578 /* The value to put in the event data. Check hardware spec. for valid range. */
7579 #define MC_CMD_INIT_TXQ_EXT_IN_LABEL_OFST 8
7580 #define MC_CMD_INIT_TXQ_EXT_IN_LABEL_LEN 4
7581 /* Desired instance. Must be set to a specific instance, which is a function
7582  * local queue index.
7583  */
7584 #define MC_CMD_INIT_TXQ_EXT_IN_INSTANCE_OFST 12
7585 #define MC_CMD_INIT_TXQ_EXT_IN_INSTANCE_LEN 4
7586 /* There will be more flags here. */
7587 #define MC_CMD_INIT_TXQ_EXT_IN_FLAGS_OFST 16
7588 #define MC_CMD_INIT_TXQ_EXT_IN_FLAGS_LEN 4
7589 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_BUFF_MODE_LBN 0
7590 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_BUFF_MODE_WIDTH 1
7591 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_IP_CSUM_DIS_LBN 1
7592 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_IP_CSUM_DIS_WIDTH 1
7593 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_TCP_CSUM_DIS_LBN 2
7594 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_TCP_CSUM_DIS_WIDTH 1
7595 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_TCP_UDP_ONLY_LBN 3
7596 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_TCP_UDP_ONLY_WIDTH 1
7597 #define MC_CMD_INIT_TXQ_EXT_IN_CRC_MODE_LBN 4
7598 #define MC_CMD_INIT_TXQ_EXT_IN_CRC_MODE_WIDTH 4
7599 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_TIMESTAMP_LBN 8
7600 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_TIMESTAMP_WIDTH 1
7601 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_PACER_BYPASS_LBN 9
7602 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_PACER_BYPASS_WIDTH 1
7603 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_INNER_IP_CSUM_EN_LBN 10
7604 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_INNER_IP_CSUM_EN_WIDTH 1
7605 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_INNER_TCP_CSUM_EN_LBN 11
7606 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_INNER_TCP_CSUM_EN_WIDTH 1
7607 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_TSOV2_EN_LBN 12
7608 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_TSOV2_EN_WIDTH 1
7609 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_CTPIO_LBN 13
7610 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_CTPIO_WIDTH 1
7611 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_CTPIO_UTHRESH_LBN 14
7612 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_CTPIO_UTHRESH_WIDTH 1
7613 /* Owner ID to use if in buffer mode (zero if physical) */
7614 #define MC_CMD_INIT_TXQ_EXT_IN_OWNER_ID_OFST 20
7615 #define MC_CMD_INIT_TXQ_EXT_IN_OWNER_ID_LEN 4
7616 /* The port ID associated with the v-adaptor which should contain this DMAQ. */
7617 #define MC_CMD_INIT_TXQ_EXT_IN_PORT_ID_OFST 24
7618 #define MC_CMD_INIT_TXQ_EXT_IN_PORT_ID_LEN 4
7619 /* 64-bit address of 4k of 4k-aligned host memory buffer */
7620 #define MC_CMD_INIT_TXQ_EXT_IN_DMA_ADDR_OFST 28
7621 #define MC_CMD_INIT_TXQ_EXT_IN_DMA_ADDR_LEN 8
7622 #define MC_CMD_INIT_TXQ_EXT_IN_DMA_ADDR_LO_OFST 28
7623 #define MC_CMD_INIT_TXQ_EXT_IN_DMA_ADDR_HI_OFST 32
7624 #define MC_CMD_INIT_TXQ_EXT_IN_DMA_ADDR_MINNUM 1
7625 #define MC_CMD_INIT_TXQ_EXT_IN_DMA_ADDR_MAXNUM 64
7626 /* Flags related to Qbb flow control mode. */
7627 #define MC_CMD_INIT_TXQ_EXT_IN_QBB_FLAGS_OFST 540
7628 #define MC_CMD_INIT_TXQ_EXT_IN_QBB_FLAGS_LEN 4
7629 #define MC_CMD_INIT_TXQ_EXT_IN_QBB_ENABLE_LBN 0
7630 #define MC_CMD_INIT_TXQ_EXT_IN_QBB_ENABLE_WIDTH 1
7631 #define MC_CMD_INIT_TXQ_EXT_IN_QBB_PRIORITY_LBN 1
7632 #define MC_CMD_INIT_TXQ_EXT_IN_QBB_PRIORITY_WIDTH 3
7633
7634 /* MC_CMD_INIT_TXQ_OUT msgresponse */
7635 #define MC_CMD_INIT_TXQ_OUT_LEN 0
7636
7637
7638 /***********************************/
7639 /* MC_CMD_FINI_EVQ
7640  * Teardown an EVQ.
7641  *
7642  * All DMAQs or EVQs that point to the EVQ to tear down must be torn down first
7643  * or the operation will fail with EBUSY
7644  */
7645 #define MC_CMD_FINI_EVQ 0x83
7646 #undef  MC_CMD_0x83_PRIVILEGE_CTG
7647
7648 #define MC_CMD_0x83_PRIVILEGE_CTG SRIOV_CTG_GENERAL
7649
7650 /* MC_CMD_FINI_EVQ_IN msgrequest */
7651 #define MC_CMD_FINI_EVQ_IN_LEN 4
7652 /* Instance of EVQ to destroy. Should be the same instance as that previously
7653  * passed to INIT_EVQ
7654  */
7655 #define MC_CMD_FINI_EVQ_IN_INSTANCE_OFST 0
7656 #define MC_CMD_FINI_EVQ_IN_INSTANCE_LEN 4
7657
7658 /* MC_CMD_FINI_EVQ_OUT msgresponse */
7659 #define MC_CMD_FINI_EVQ_OUT_LEN 0
7660
7661
7662 /***********************************/
7663 /* MC_CMD_FINI_RXQ
7664  * Teardown a RXQ.
7665  */
7666 #define MC_CMD_FINI_RXQ 0x84
7667 #undef  MC_CMD_0x84_PRIVILEGE_CTG
7668
7669 #define MC_CMD_0x84_PRIVILEGE_CTG SRIOV_CTG_GENERAL
7670
7671 /* MC_CMD_FINI_RXQ_IN msgrequest */
7672 #define MC_CMD_FINI_RXQ_IN_LEN 4
7673 /* Instance of RXQ to destroy */
7674 #define MC_CMD_FINI_RXQ_IN_INSTANCE_OFST 0
7675 #define MC_CMD_FINI_RXQ_IN_INSTANCE_LEN 4
7676
7677 /* MC_CMD_FINI_RXQ_OUT msgresponse */
7678 #define MC_CMD_FINI_RXQ_OUT_LEN 0
7679
7680
7681 /***********************************/
7682 /* MC_CMD_FINI_TXQ
7683  * Teardown a TXQ.
7684  */
7685 #define MC_CMD_FINI_TXQ 0x85
7686 #undef  MC_CMD_0x85_PRIVILEGE_CTG
7687
7688 #define MC_CMD_0x85_PRIVILEGE_CTG SRIOV_CTG_GENERAL
7689
7690 /* MC_CMD_FINI_TXQ_IN msgrequest */
7691 #define MC_CMD_FINI_TXQ_IN_LEN 4
7692 /* Instance of TXQ to destroy */
7693 #define MC_CMD_FINI_TXQ_IN_INSTANCE_OFST 0
7694 #define MC_CMD_FINI_TXQ_IN_INSTANCE_LEN 4
7695
7696 /* MC_CMD_FINI_TXQ_OUT msgresponse */
7697 #define MC_CMD_FINI_TXQ_OUT_LEN 0
7698
7699
7700 /***********************************/
7701 /* MC_CMD_DRIVER_EVENT
7702  * Generate an event on an EVQ belonging to the function issuing the command.
7703  */
7704 #define MC_CMD_DRIVER_EVENT 0x86
7705 #undef  MC_CMD_0x86_PRIVILEGE_CTG
7706
7707 #define MC_CMD_0x86_PRIVILEGE_CTG SRIOV_CTG_GENERAL
7708
7709 /* MC_CMD_DRIVER_EVENT_IN msgrequest */
7710 #define MC_CMD_DRIVER_EVENT_IN_LEN 12
7711 /* Handle of target EVQ */
7712 #define MC_CMD_DRIVER_EVENT_IN_EVQ_OFST 0
7713 #define MC_CMD_DRIVER_EVENT_IN_EVQ_LEN 4
7714 /* Bits 0 - 63 of event */
7715 #define MC_CMD_DRIVER_EVENT_IN_DATA_OFST 4
7716 #define MC_CMD_DRIVER_EVENT_IN_DATA_LEN 8
7717 #define MC_CMD_DRIVER_EVENT_IN_DATA_LO_OFST 4
7718 #define MC_CMD_DRIVER_EVENT_IN_DATA_HI_OFST 8
7719
7720 /* MC_CMD_DRIVER_EVENT_OUT msgresponse */
7721 #define MC_CMD_DRIVER_EVENT_OUT_LEN 0
7722
7723
7724 /***********************************/
7725 /* MC_CMD_PROXY_CMD
7726  * Execute an arbitrary MCDI command on behalf of a different function, subject
7727  * to security restrictions. The command to be proxied follows immediately
7728  * afterward in the host buffer (or on the UART). This command supercedes
7729  * MC_CMD_SET_FUNC, which remains available for Siena but now deprecated.
7730  */
7731 #define MC_CMD_PROXY_CMD 0x5b
7732 #undef  MC_CMD_0x5b_PRIVILEGE_CTG
7733
7734 #define MC_CMD_0x5b_PRIVILEGE_CTG SRIOV_CTG_ADMIN
7735
7736 /* MC_CMD_PROXY_CMD_IN msgrequest */
7737 #define MC_CMD_PROXY_CMD_IN_LEN 4
7738 /* The handle of the target function. */
7739 #define MC_CMD_PROXY_CMD_IN_TARGET_OFST 0
7740 #define MC_CMD_PROXY_CMD_IN_TARGET_LEN 4
7741 #define MC_CMD_PROXY_CMD_IN_TARGET_PF_LBN 0
7742 #define MC_CMD_PROXY_CMD_IN_TARGET_PF_WIDTH 16
7743 #define MC_CMD_PROXY_CMD_IN_TARGET_VF_LBN 16
7744 #define MC_CMD_PROXY_CMD_IN_TARGET_VF_WIDTH 16
7745 #define MC_CMD_PROXY_CMD_IN_VF_NULL 0xffff /* enum */
7746
7747 /* MC_CMD_PROXY_CMD_OUT msgresponse */
7748 #define MC_CMD_PROXY_CMD_OUT_LEN 0
7749
7750 /* MC_PROXY_STATUS_BUFFER structuredef: Host memory status buffer used to
7751  * manage proxied requests
7752  */
7753 #define MC_PROXY_STATUS_BUFFER_LEN 16
7754 /* Handle allocated by the firmware for this proxy transaction */
7755 #define MC_PROXY_STATUS_BUFFER_HANDLE_OFST 0
7756 #define MC_PROXY_STATUS_BUFFER_HANDLE_LEN 4
7757 /* enum: An invalid handle. */
7758 #define MC_PROXY_STATUS_BUFFER_HANDLE_INVALID 0x0
7759 #define MC_PROXY_STATUS_BUFFER_HANDLE_LBN 0
7760 #define MC_PROXY_STATUS_BUFFER_HANDLE_WIDTH 32
7761 /* The requesting physical function number */
7762 #define MC_PROXY_STATUS_BUFFER_PF_OFST 4
7763 #define MC_PROXY_STATUS_BUFFER_PF_LEN 2
7764 #define MC_PROXY_STATUS_BUFFER_PF_LBN 32
7765 #define MC_PROXY_STATUS_BUFFER_PF_WIDTH 16
7766 /* The requesting virtual function number. Set to VF_NULL if the target is a
7767  * PF.
7768  */
7769 #define MC_PROXY_STATUS_BUFFER_VF_OFST 6
7770 #define MC_PROXY_STATUS_BUFFER_VF_LEN 2
7771 #define MC_PROXY_STATUS_BUFFER_VF_LBN 48
7772 #define MC_PROXY_STATUS_BUFFER_VF_WIDTH 16
7773 /* The target function RID. */
7774 #define MC_PROXY_STATUS_BUFFER_RID_OFST 8
7775 #define MC_PROXY_STATUS_BUFFER_RID_LEN 2
7776 #define MC_PROXY_STATUS_BUFFER_RID_LBN 64
7777 #define MC_PROXY_STATUS_BUFFER_RID_WIDTH 16
7778 /* The status of the proxy as described in MC_CMD_PROXY_COMPLETE. */
7779 #define MC_PROXY_STATUS_BUFFER_STATUS_OFST 10
7780 #define MC_PROXY_STATUS_BUFFER_STATUS_LEN 2
7781 #define MC_PROXY_STATUS_BUFFER_STATUS_LBN 80
7782 #define MC_PROXY_STATUS_BUFFER_STATUS_WIDTH 16
7783 /* If a request is authorized rather than carried out by the host, this is the
7784  * elevated privilege mask granted to the requesting function.
7785  */
7786 #define MC_PROXY_STATUS_BUFFER_GRANTED_PRIVILEGES_OFST 12
7787 #define MC_PROXY_STATUS_BUFFER_GRANTED_PRIVILEGES_LEN 4
7788 #define MC_PROXY_STATUS_BUFFER_GRANTED_PRIVILEGES_LBN 96
7789 #define MC_PROXY_STATUS_BUFFER_GRANTED_PRIVILEGES_WIDTH 32
7790
7791
7792 /***********************************/
7793 /* MC_CMD_PROXY_CONFIGURE
7794  * Enable/disable authorization of MCDI requests from unprivileged functions by
7795  * a designated admin function
7796  */
7797 #define MC_CMD_PROXY_CONFIGURE 0x58
7798 #undef  MC_CMD_0x58_PRIVILEGE_CTG
7799
7800 #define MC_CMD_0x58_PRIVILEGE_CTG SRIOV_CTG_ADMIN
7801
7802 /* MC_CMD_PROXY_CONFIGURE_IN msgrequest */
7803 #define MC_CMD_PROXY_CONFIGURE_IN_LEN 108
7804 #define MC_CMD_PROXY_CONFIGURE_IN_FLAGS_OFST 0
7805 #define MC_CMD_PROXY_CONFIGURE_IN_FLAGS_LEN 4
7806 #define MC_CMD_PROXY_CONFIGURE_IN_ENABLE_LBN 0
7807 #define MC_CMD_PROXY_CONFIGURE_IN_ENABLE_WIDTH 1
7808 /* Host provides a contiguous memory buffer that contains at least NUM_BLOCKS
7809  * of blocks, each of the size REQUEST_BLOCK_SIZE.
7810  */
7811 #define MC_CMD_PROXY_CONFIGURE_IN_STATUS_BUFF_ADDR_OFST 4
7812 #define MC_CMD_PROXY_CONFIGURE_IN_STATUS_BUFF_ADDR_LEN 8
7813 #define MC_CMD_PROXY_CONFIGURE_IN_STATUS_BUFF_ADDR_LO_OFST 4
7814 #define MC_CMD_PROXY_CONFIGURE_IN_STATUS_BUFF_ADDR_HI_OFST 8
7815 /* Must be a power of 2 */
7816 #define MC_CMD_PROXY_CONFIGURE_IN_STATUS_BLOCK_SIZE_OFST 12
7817 #define MC_CMD_PROXY_CONFIGURE_IN_STATUS_BLOCK_SIZE_LEN 4
7818 /* Host provides a contiguous memory buffer that contains at least NUM_BLOCKS
7819  * of blocks, each of the size REPLY_BLOCK_SIZE.
7820  */
7821 #define MC_CMD_PROXY_CONFIGURE_IN_REQUEST_BUFF_ADDR_OFST 16
7822 #define MC_CMD_PROXY_CONFIGURE_IN_REQUEST_BUFF_ADDR_LEN 8
7823 #define MC_CMD_PROXY_CONFIGURE_IN_REQUEST_BUFF_ADDR_LO_OFST 16
7824 #define MC_CMD_PROXY_CONFIGURE_IN_REQUEST_BUFF_ADDR_HI_OFST 20
7825 /* Must be a power of 2 */
7826 #define MC_CMD_PROXY_CONFIGURE_IN_REQUEST_BLOCK_SIZE_OFST 24
7827 #define MC_CMD_PROXY_CONFIGURE_IN_REQUEST_BLOCK_SIZE_LEN 4
7828 /* Host provides a contiguous memory buffer that contains at least NUM_BLOCKS
7829  * of blocks, each of the size STATUS_BLOCK_SIZE. This buffer is only needed if
7830  * host intends to complete proxied operations by using MC_CMD_PROXY_CMD.
7831  */
7832 #define MC_CMD_PROXY_CONFIGURE_IN_REPLY_BUFF_ADDR_OFST 28
7833 #define MC_CMD_PROXY_CONFIGURE_IN_REPLY_BUFF_ADDR_LEN 8
7834 #define MC_CMD_PROXY_CONFIGURE_IN_REPLY_BUFF_ADDR_LO_OFST 28
7835 #define MC_CMD_PROXY_CONFIGURE_IN_REPLY_BUFF_ADDR_HI_OFST 32
7836 /* Must be a power of 2, or zero if this buffer is not provided */
7837 #define MC_CMD_PROXY_CONFIGURE_IN_REPLY_BLOCK_SIZE_OFST 36
7838 #define MC_CMD_PROXY_CONFIGURE_IN_REPLY_BLOCK_SIZE_LEN 4
7839 /* Applies to all three buffers */
7840 #define MC_CMD_PROXY_CONFIGURE_IN_NUM_BLOCKS_OFST 40
7841 #define MC_CMD_PROXY_CONFIGURE_IN_NUM_BLOCKS_LEN 4
7842 /* A bit mask defining which MCDI operations may be proxied */
7843 #define MC_CMD_PROXY_CONFIGURE_IN_ALLOWED_MCDI_MASK_OFST 44
7844 #define MC_CMD_PROXY_CONFIGURE_IN_ALLOWED_MCDI_MASK_LEN 64
7845
7846 /* MC_CMD_PROXY_CONFIGURE_EXT_IN msgrequest */
7847 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_LEN 112
7848 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_FLAGS_OFST 0
7849 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_FLAGS_LEN 4
7850 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_ENABLE_LBN 0
7851 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_ENABLE_WIDTH 1
7852 /* Host provides a contiguous memory buffer that contains at least NUM_BLOCKS
7853  * of blocks, each of the size REQUEST_BLOCK_SIZE.
7854  */
7855 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_STATUS_BUFF_ADDR_OFST 4
7856 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_STATUS_BUFF_ADDR_LEN 8
7857 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_STATUS_BUFF_ADDR_LO_OFST 4
7858 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_STATUS_BUFF_ADDR_HI_OFST 8
7859 /* Must be a power of 2 */
7860 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_STATUS_BLOCK_SIZE_OFST 12
7861 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_STATUS_BLOCK_SIZE_LEN 4
7862 /* Host provides a contiguous memory buffer that contains at least NUM_BLOCKS
7863  * of blocks, each of the size REPLY_BLOCK_SIZE.
7864  */
7865 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_REQUEST_BUFF_ADDR_OFST 16
7866 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_REQUEST_BUFF_ADDR_LEN 8
7867 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_REQUEST_BUFF_ADDR_LO_OFST 16
7868 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_REQUEST_BUFF_ADDR_HI_OFST 20
7869 /* Must be a power of 2 */
7870 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_REQUEST_BLOCK_SIZE_OFST 24
7871 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_REQUEST_BLOCK_SIZE_LEN 4
7872 /* Host provides a contiguous memory buffer that contains at least NUM_BLOCKS
7873  * of blocks, each of the size STATUS_BLOCK_SIZE. This buffer is only needed if
7874  * host intends to complete proxied operations by using MC_CMD_PROXY_CMD.
7875  */
7876 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_REPLY_BUFF_ADDR_OFST 28
7877 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_REPLY_BUFF_ADDR_LEN 8
7878 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_REPLY_BUFF_ADDR_LO_OFST 28
7879 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_REPLY_BUFF_ADDR_HI_OFST 32
7880 /* Must be a power of 2, or zero if this buffer is not provided */
7881 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_REPLY_BLOCK_SIZE_OFST 36
7882 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_REPLY_BLOCK_SIZE_LEN 4
7883 /* Applies to all three buffers */
7884 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_NUM_BLOCKS_OFST 40
7885 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_NUM_BLOCKS_LEN 4
7886 /* A bit mask defining which MCDI operations may be proxied */
7887 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_ALLOWED_MCDI_MASK_OFST 44
7888 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_ALLOWED_MCDI_MASK_LEN 64
7889 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_RESERVED_OFST 108
7890 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_RESERVED_LEN 4
7891
7892 /* MC_CMD_PROXY_CONFIGURE_OUT msgresponse */
7893 #define MC_CMD_PROXY_CONFIGURE_OUT_LEN 0
7894
7895
7896 /***********************************/
7897 /* MC_CMD_PROXY_COMPLETE
7898  * Tells FW that a requested proxy operation has either been completed (by
7899  * using MC_CMD_PROXY_CMD) or authorized/declined. May only be sent by the
7900  * function that enabled proxying/authorization (by using
7901  * MC_CMD_PROXY_CONFIGURE).
7902  */
7903 #define MC_CMD_PROXY_COMPLETE 0x5f
7904 #undef  MC_CMD_0x5f_PRIVILEGE_CTG
7905
7906 #define MC_CMD_0x5f_PRIVILEGE_CTG SRIOV_CTG_ADMIN
7907
7908 /* MC_CMD_PROXY_COMPLETE_IN msgrequest */
7909 #define MC_CMD_PROXY_COMPLETE_IN_LEN 12
7910 #define MC_CMD_PROXY_COMPLETE_IN_BLOCK_INDEX_OFST 0
7911 #define MC_CMD_PROXY_COMPLETE_IN_BLOCK_INDEX_LEN 4
7912 #define MC_CMD_PROXY_COMPLETE_IN_STATUS_OFST 4
7913 #define MC_CMD_PROXY_COMPLETE_IN_STATUS_LEN 4
7914 /* enum: The operation has been completed by using MC_CMD_PROXY_CMD, the reply
7915  * is stored in the REPLY_BUFF.
7916  */
7917 #define MC_CMD_PROXY_COMPLETE_IN_COMPLETE 0x0
7918 /* enum: The operation has been authorized. The originating function may now
7919  * try again.
7920  */
7921 #define MC_CMD_PROXY_COMPLETE_IN_AUTHORIZED 0x1
7922 /* enum: The operation has been declined. */
7923 #define MC_CMD_PROXY_COMPLETE_IN_DECLINED 0x2
7924 /* enum: The authorization failed because the relevant application did not
7925  * respond in time.
7926  */
7927 #define MC_CMD_PROXY_COMPLETE_IN_TIMEDOUT 0x3
7928 #define MC_CMD_PROXY_COMPLETE_IN_HANDLE_OFST 8
7929 #define MC_CMD_PROXY_COMPLETE_IN_HANDLE_LEN 4
7930
7931 /* MC_CMD_PROXY_COMPLETE_OUT msgresponse */
7932 #define MC_CMD_PROXY_COMPLETE_OUT_LEN 0
7933
7934
7935 /***********************************/
7936 /* MC_CMD_ALLOC_BUFTBL_CHUNK
7937  * Allocate a set of buffer table entries using the specified owner ID. This
7938  * operation allocates the required buffer table entries (and fails if it
7939  * cannot do so). The buffer table entries will initially be zeroed.
7940  */
7941 #define MC_CMD_ALLOC_BUFTBL_CHUNK 0x87
7942 #undef  MC_CMD_0x87_PRIVILEGE_CTG
7943
7944 #define MC_CMD_0x87_PRIVILEGE_CTG SRIOV_CTG_ONLOAD
7945
7946 /* MC_CMD_ALLOC_BUFTBL_CHUNK_IN msgrequest */
7947 #define MC_CMD_ALLOC_BUFTBL_CHUNK_IN_LEN 8
7948 /* Owner ID to use */
7949 #define MC_CMD_ALLOC_BUFTBL_CHUNK_IN_OWNER_OFST 0
7950 #define MC_CMD_ALLOC_BUFTBL_CHUNK_IN_OWNER_LEN 4
7951 /* Size of buffer table pages to use, in bytes (note that only a few values are
7952  * legal on any specific hardware).
7953  */
7954 #define MC_CMD_ALLOC_BUFTBL_CHUNK_IN_PAGE_SIZE_OFST 4
7955 #define MC_CMD_ALLOC_BUFTBL_CHUNK_IN_PAGE_SIZE_LEN 4
7956
7957 /* MC_CMD_ALLOC_BUFTBL_CHUNK_OUT msgresponse */
7958 #define MC_CMD_ALLOC_BUFTBL_CHUNK_OUT_LEN 12
7959 #define MC_CMD_ALLOC_BUFTBL_CHUNK_OUT_HANDLE_OFST 0
7960 #define MC_CMD_ALLOC_BUFTBL_CHUNK_OUT_HANDLE_LEN 4
7961 #define MC_CMD_ALLOC_BUFTBL_CHUNK_OUT_NUMENTRIES_OFST 4
7962 #define MC_CMD_ALLOC_BUFTBL_CHUNK_OUT_NUMENTRIES_LEN 4
7963 /* Buffer table IDs for use in DMA descriptors. */
7964 #define MC_CMD_ALLOC_BUFTBL_CHUNK_OUT_ID_OFST 8
7965 #define MC_CMD_ALLOC_BUFTBL_CHUNK_OUT_ID_LEN 4
7966
7967
7968 /***********************************/
7969 /* MC_CMD_PROGRAM_BUFTBL_ENTRIES
7970  * Reprogram a set of buffer table entries in the specified chunk.
7971  */
7972 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES 0x88
7973 #undef  MC_CMD_0x88_PRIVILEGE_CTG
7974
7975 #define MC_CMD_0x88_PRIVILEGE_CTG SRIOV_CTG_ONLOAD
7976
7977 /* MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN msgrequest */
7978 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_LENMIN 20
7979 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_LENMAX 268
7980 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_LEN(num) (12+8*(num))
7981 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_HANDLE_OFST 0
7982 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_HANDLE_LEN 4
7983 /* ID */
7984 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_FIRSTID_OFST 4
7985 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_FIRSTID_LEN 4
7986 /* Num entries */
7987 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_NUMENTRIES_OFST 8
7988 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_NUMENTRIES_LEN 4
7989 /* Buffer table entry address */
7990 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_ENTRY_OFST 12
7991 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_ENTRY_LEN 8
7992 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_ENTRY_LO_OFST 12
7993 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_ENTRY_HI_OFST 16
7994 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_ENTRY_MINNUM 1
7995 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_ENTRY_MAXNUM 32
7996
7997 /* MC_CMD_PROGRAM_BUFTBL_ENTRIES_OUT msgresponse */
7998 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_OUT_LEN 0
7999
8000
8001 /***********************************/
8002 /* MC_CMD_FREE_BUFTBL_CHUNK
8003  */
8004 #define MC_CMD_FREE_BUFTBL_CHUNK 0x89
8005 #undef  MC_CMD_0x89_PRIVILEGE_CTG
8006
8007 #define MC_CMD_0x89_PRIVILEGE_CTG SRIOV_CTG_ONLOAD
8008
8009 /* MC_CMD_FREE_BUFTBL_CHUNK_IN msgrequest */
8010 #define MC_CMD_FREE_BUFTBL_CHUNK_IN_LEN 4
8011 #define MC_CMD_FREE_BUFTBL_CHUNK_IN_HANDLE_OFST 0
8012 #define MC_CMD_FREE_BUFTBL_CHUNK_IN_HANDLE_LEN 4
8013
8014 /* MC_CMD_FREE_BUFTBL_CHUNK_OUT msgresponse */
8015 #define MC_CMD_FREE_BUFTBL_CHUNK_OUT_LEN 0
8016
8017
8018 /***********************************/
8019 /* MC_CMD_FILTER_OP
8020  * Multiplexed MCDI call for filter operations
8021  */
8022 #define MC_CMD_FILTER_OP 0x8a
8023 #undef  MC_CMD_0x8a_PRIVILEGE_CTG
8024
8025 #define MC_CMD_0x8a_PRIVILEGE_CTG SRIOV_CTG_GENERAL
8026
8027 /* MC_CMD_FILTER_OP_IN msgrequest */
8028 #define MC_CMD_FILTER_OP_IN_LEN 108
8029 /* identifies the type of operation requested */
8030 #define MC_CMD_FILTER_OP_IN_OP_OFST 0
8031 #define MC_CMD_FILTER_OP_IN_OP_LEN 4
8032 /* enum: single-recipient filter insert */
8033 #define MC_CMD_FILTER_OP_IN_OP_INSERT 0x0
8034 /* enum: single-recipient filter remove */
8035 #define MC_CMD_FILTER_OP_IN_OP_REMOVE 0x1
8036 /* enum: multi-recipient filter subscribe */
8037 #define MC_CMD_FILTER_OP_IN_OP_SUBSCRIBE 0x2
8038 /* enum: multi-recipient filter unsubscribe */
8039 #define MC_CMD_FILTER_OP_IN_OP_UNSUBSCRIBE 0x3
8040 /* enum: replace one recipient with another (warning - the filter handle may
8041  * change)
8042  */
8043 #define MC_CMD_FILTER_OP_IN_OP_REPLACE 0x4
8044 /* filter handle (for remove / unsubscribe operations) */
8045 #define MC_CMD_FILTER_OP_IN_HANDLE_OFST 4
8046 #define MC_CMD_FILTER_OP_IN_HANDLE_LEN 8
8047 #define MC_CMD_FILTER_OP_IN_HANDLE_LO_OFST 4
8048 #define MC_CMD_FILTER_OP_IN_HANDLE_HI_OFST 8
8049 /* The port ID associated with the v-adaptor which should contain this filter.
8050  */
8051 #define MC_CMD_FILTER_OP_IN_PORT_ID_OFST 12
8052 #define MC_CMD_FILTER_OP_IN_PORT_ID_LEN 4
8053 /* fields to include in match criteria */
8054 #define MC_CMD_FILTER_OP_IN_MATCH_FIELDS_OFST 16
8055 #define MC_CMD_FILTER_OP_IN_MATCH_FIELDS_LEN 4
8056 #define MC_CMD_FILTER_OP_IN_MATCH_SRC_IP_LBN 0
8057 #define MC_CMD_FILTER_OP_IN_MATCH_SRC_IP_WIDTH 1
8058 #define MC_CMD_FILTER_OP_IN_MATCH_DST_IP_LBN 1
8059 #define MC_CMD_FILTER_OP_IN_MATCH_DST_IP_WIDTH 1
8060 #define MC_CMD_FILTER_OP_IN_MATCH_SRC_MAC_LBN 2
8061 #define MC_CMD_FILTER_OP_IN_MATCH_SRC_MAC_WIDTH 1
8062 #define MC_CMD_FILTER_OP_IN_MATCH_SRC_PORT_LBN 3
8063 #define MC_CMD_FILTER_OP_IN_MATCH_SRC_PORT_WIDTH 1
8064 #define MC_CMD_FILTER_OP_IN_MATCH_DST_MAC_LBN 4
8065 #define MC_CMD_FILTER_OP_IN_MATCH_DST_MAC_WIDTH 1
8066 #define MC_CMD_FILTER_OP_IN_MATCH_DST_PORT_LBN 5
8067 #define MC_CMD_FILTER_OP_IN_MATCH_DST_PORT_WIDTH 1
8068 #define MC_CMD_FILTER_OP_IN_MATCH_ETHER_TYPE_LBN 6
8069 #define MC_CMD_FILTER_OP_IN_MATCH_ETHER_TYPE_WIDTH 1
8070 #define MC_CMD_FILTER_OP_IN_MATCH_INNER_VLAN_LBN 7
8071 #define MC_CMD_FILTER_OP_IN_MATCH_INNER_VLAN_WIDTH 1
8072 #define MC_CMD_FILTER_OP_IN_MATCH_OUTER_VLAN_LBN 8
8073 #define MC_CMD_FILTER_OP_IN_MATCH_OUTER_VLAN_WIDTH 1
8074 #define MC_CMD_FILTER_OP_IN_MATCH_IP_PROTO_LBN 9
8075 #define MC_CMD_FILTER_OP_IN_MATCH_IP_PROTO_WIDTH 1
8076 #define MC_CMD_FILTER_OP_IN_MATCH_FWDEF0_LBN 10
8077 #define MC_CMD_FILTER_OP_IN_MATCH_FWDEF0_WIDTH 1
8078 #define MC_CMD_FILTER_OP_IN_MATCH_FWDEF1_LBN 11
8079 #define MC_CMD_FILTER_OP_IN_MATCH_FWDEF1_WIDTH 1
8080 #define MC_CMD_FILTER_OP_IN_MATCH_UNKNOWN_MCAST_DST_LBN 30
8081 #define MC_CMD_FILTER_OP_IN_MATCH_UNKNOWN_MCAST_DST_WIDTH 1
8082 #define MC_CMD_FILTER_OP_IN_MATCH_UNKNOWN_UCAST_DST_LBN 31
8083 #define MC_CMD_FILTER_OP_IN_MATCH_UNKNOWN_UCAST_DST_WIDTH 1
8084 /* receive destination */
8085 #define MC_CMD_FILTER_OP_IN_RX_DEST_OFST 20
8086 #define MC_CMD_FILTER_OP_IN_RX_DEST_LEN 4
8087 /* enum: drop packets */
8088 #define MC_CMD_FILTER_OP_IN_RX_DEST_DROP 0x0
8089 /* enum: receive to host */
8090 #define MC_CMD_FILTER_OP_IN_RX_DEST_HOST 0x1
8091 /* enum: receive to MC */
8092 #define MC_CMD_FILTER_OP_IN_RX_DEST_MC 0x2
8093 /* enum: loop back to TXDP 0 */
8094 #define MC_CMD_FILTER_OP_IN_RX_DEST_TX0 0x3
8095 /* enum: loop back to TXDP 1 */
8096 #define MC_CMD_FILTER_OP_IN_RX_DEST_TX1 0x4
8097 /* receive queue handle (for multiple queue modes, this is the base queue) */
8098 #define MC_CMD_FILTER_OP_IN_RX_QUEUE_OFST 24
8099 #define MC_CMD_FILTER_OP_IN_RX_QUEUE_LEN 4
8100 /* receive mode */
8101 #define MC_CMD_FILTER_OP_IN_RX_MODE_OFST 28
8102 #define MC_CMD_FILTER_OP_IN_RX_MODE_LEN 4
8103 /* enum: receive to just the specified queue */
8104 #define MC_CMD_FILTER_OP_IN_RX_MODE_SIMPLE 0x0
8105 /* enum: receive to multiple queues using RSS context */
8106 #define MC_CMD_FILTER_OP_IN_RX_MODE_RSS 0x1
8107 /* enum: receive to multiple queues using .1p mapping */
8108 #define MC_CMD_FILTER_OP_IN_RX_MODE_DOT1P_MAPPING 0x2
8109 /* enum: install a filter entry that will never match; for test purposes only
8110  */
8111 #define MC_CMD_FILTER_OP_IN_RX_MODE_TEST_NEVER_MATCH 0x80000000
8112 /* RSS context (for RX_MODE_RSS) or .1p mapping handle (for
8113  * RX_MODE_DOT1P_MAPPING), as returned by MC_CMD_RSS_CONTEXT_ALLOC or
8114  * MC_CMD_DOT1P_MAPPING_ALLOC.
8115  */
8116 #define MC_CMD_FILTER_OP_IN_RX_CONTEXT_OFST 32
8117 #define MC_CMD_FILTER_OP_IN_RX_CONTEXT_LEN 4
8118 /* transmit domain (reserved; set to 0) */
8119 #define MC_CMD_FILTER_OP_IN_TX_DOMAIN_OFST 36
8120 #define MC_CMD_FILTER_OP_IN_TX_DOMAIN_LEN 4
8121 /* transmit destination (either set the MAC and/or PM bits for explicit
8122  * control, or set this field to TX_DEST_DEFAULT for sensible default
8123  * behaviour)
8124  */
8125 #define MC_CMD_FILTER_OP_IN_TX_DEST_OFST 40
8126 #define MC_CMD_FILTER_OP_IN_TX_DEST_LEN 4
8127 /* enum: request default behaviour (based on filter type) */
8128 #define MC_CMD_FILTER_OP_IN_TX_DEST_DEFAULT 0xffffffff
8129 #define MC_CMD_FILTER_OP_IN_TX_DEST_MAC_LBN 0
8130 #define MC_CMD_FILTER_OP_IN_TX_DEST_MAC_WIDTH 1
8131 #define MC_CMD_FILTER_OP_IN_TX_DEST_PM_LBN 1
8132 #define MC_CMD_FILTER_OP_IN_TX_DEST_PM_WIDTH 1
8133 /* source MAC address to match (as bytes in network order) */
8134 #define MC_CMD_FILTER_OP_IN_SRC_MAC_OFST 44
8135 #define MC_CMD_FILTER_OP_IN_SRC_MAC_LEN 6
8136 /* source port to match (as bytes in network order) */
8137 #define MC_CMD_FILTER_OP_IN_SRC_PORT_OFST 50
8138 #define MC_CMD_FILTER_OP_IN_SRC_PORT_LEN 2
8139 /* destination MAC address to match (as bytes in network order) */
8140 #define MC_CMD_FILTER_OP_IN_DST_MAC_OFST 52
8141 #define MC_CMD_FILTER_OP_IN_DST_MAC_LEN 6
8142 /* destination port to match (as bytes in network order) */
8143 #define MC_CMD_FILTER_OP_IN_DST_PORT_OFST 58
8144 #define MC_CMD_FILTER_OP_IN_DST_PORT_LEN 2
8145 /* Ethernet type to match (as bytes in network order) */
8146 #define MC_CMD_FILTER_OP_IN_ETHER_TYPE_OFST 60
8147 #define MC_CMD_FILTER_OP_IN_ETHER_TYPE_LEN 2
8148 /* Inner VLAN tag to match (as bytes in network order) */
8149 #define MC_CMD_FILTER_OP_IN_INNER_VLAN_OFST 62
8150 #define MC_CMD_FILTER_OP_IN_INNER_VLAN_LEN 2
8151 /* Outer VLAN tag to match (as bytes in network order) */
8152 #define MC_CMD_FILTER_OP_IN_OUTER_VLAN_OFST 64
8153 #define MC_CMD_FILTER_OP_IN_OUTER_VLAN_LEN 2
8154 /* IP protocol to match (in low byte; set high byte to 0) */
8155 #define MC_CMD_FILTER_OP_IN_IP_PROTO_OFST 66
8156 #define MC_CMD_FILTER_OP_IN_IP_PROTO_LEN 2
8157 /* Firmware defined register 0 to match (reserved; set to 0) */
8158 #define MC_CMD_FILTER_OP_IN_FWDEF0_OFST 68
8159 #define MC_CMD_FILTER_OP_IN_FWDEF0_LEN 4
8160 /* Firmware defined register 1 to match (reserved; set to 0) */
8161 #define MC_CMD_FILTER_OP_IN_FWDEF1_OFST 72
8162 #define MC_CMD_FILTER_OP_IN_FWDEF1_LEN 4
8163 /* source IP address to match (as bytes in network order; set last 12 bytes to
8164  * 0 for IPv4 address)
8165  */
8166 #define MC_CMD_FILTER_OP_IN_SRC_IP_OFST 76
8167 #define MC_CMD_FILTER_OP_IN_SRC_IP_LEN 16
8168 /* destination IP address to match (as bytes in network order; set last 12
8169  * bytes to 0 for IPv4 address)
8170  */
8171 #define MC_CMD_FILTER_OP_IN_DST_IP_OFST 92
8172 #define MC_CMD_FILTER_OP_IN_DST_IP_LEN 16
8173
8174 /* MC_CMD_FILTER_OP_EXT_IN msgrequest: Extension to MC_CMD_FILTER_OP_IN to
8175  * include handling of VXLAN/NVGRE encapsulated frame filtering (which is
8176  * supported on Medford only).
8177  */
8178 #define MC_CMD_FILTER_OP_EXT_IN_LEN 172
8179 /* identifies the type of operation requested */
8180 #define MC_CMD_FILTER_OP_EXT_IN_OP_OFST 0
8181 #define MC_CMD_FILTER_OP_EXT_IN_OP_LEN 4
8182 /*            Enum values, see field(s): */
8183 /*               MC_CMD_FILTER_OP_IN/OP */
8184 /* filter handle (for remove / unsubscribe operations) */
8185 #define MC_CMD_FILTER_OP_EXT_IN_HANDLE_OFST 4
8186 #define MC_CMD_FILTER_OP_EXT_IN_HANDLE_LEN 8
8187 #define MC_CMD_FILTER_OP_EXT_IN_HANDLE_LO_OFST 4
8188 #define MC_CMD_FILTER_OP_EXT_IN_HANDLE_HI_OFST 8
8189 /* The port ID associated with the v-adaptor which should contain this filter.
8190  */
8191 #define MC_CMD_FILTER_OP_EXT_IN_PORT_ID_OFST 12
8192 #define MC_CMD_FILTER_OP_EXT_IN_PORT_ID_LEN 4
8193 /* fields to include in match criteria */
8194 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_FIELDS_OFST 16
8195 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_FIELDS_LEN 4
8196 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_SRC_IP_LBN 0
8197 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_SRC_IP_WIDTH 1
8198 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_DST_IP_LBN 1
8199 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_DST_IP_WIDTH 1
8200 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_SRC_MAC_LBN 2
8201 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_SRC_MAC_WIDTH 1
8202 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_SRC_PORT_LBN 3
8203 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_SRC_PORT_WIDTH 1
8204 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_DST_MAC_LBN 4
8205 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_DST_MAC_WIDTH 1
8206 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_DST_PORT_LBN 5
8207 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_DST_PORT_WIDTH 1
8208 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_ETHER_TYPE_LBN 6
8209 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_ETHER_TYPE_WIDTH 1
8210 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_INNER_VLAN_LBN 7
8211 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_INNER_VLAN_WIDTH 1
8212 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_OUTER_VLAN_LBN 8
8213 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_OUTER_VLAN_WIDTH 1
8214 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IP_PROTO_LBN 9
8215 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IP_PROTO_WIDTH 1
8216 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_FWDEF0_LBN 10
8217 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_FWDEF0_WIDTH 1
8218 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_VNI_OR_VSID_LBN 11
8219 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_VNI_OR_VSID_WIDTH 1
8220 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_SRC_IP_LBN 12
8221 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_SRC_IP_WIDTH 1
8222 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_DST_IP_LBN 13
8223 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_DST_IP_WIDTH 1
8224 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_SRC_MAC_LBN 14
8225 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_SRC_MAC_WIDTH 1
8226 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_SRC_PORT_LBN 15
8227 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_SRC_PORT_WIDTH 1
8228 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_DST_MAC_LBN 16
8229 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_DST_MAC_WIDTH 1
8230 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_DST_PORT_LBN 17
8231 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_DST_PORT_WIDTH 1
8232 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_ETHER_TYPE_LBN 18
8233 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_ETHER_TYPE_WIDTH 1
8234 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_INNER_VLAN_LBN 19
8235 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_INNER_VLAN_WIDTH 1
8236 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_OUTER_VLAN_LBN 20
8237 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_OUTER_VLAN_WIDTH 1
8238 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_IP_PROTO_LBN 21
8239 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_IP_PROTO_WIDTH 1
8240 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_FWDEF0_LBN 22
8241 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_FWDEF0_WIDTH 1
8242 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_FWDEF1_LBN 23
8243 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_FWDEF1_WIDTH 1
8244 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_UNKNOWN_MCAST_DST_LBN 24
8245 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_UNKNOWN_MCAST_DST_WIDTH 1
8246 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_UNKNOWN_UCAST_DST_LBN 25
8247 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_UNKNOWN_UCAST_DST_WIDTH 1
8248 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_UNKNOWN_MCAST_DST_LBN 30
8249 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_UNKNOWN_MCAST_DST_WIDTH 1
8250 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_UNKNOWN_UCAST_DST_LBN 31
8251 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_UNKNOWN_UCAST_DST_WIDTH 1
8252 /* receive destination */
8253 #define MC_CMD_FILTER_OP_EXT_IN_RX_DEST_OFST 20
8254 #define MC_CMD_FILTER_OP_EXT_IN_RX_DEST_LEN 4
8255 /* enum: drop packets */
8256 #define MC_CMD_FILTER_OP_EXT_IN_RX_DEST_DROP 0x0
8257 /* enum: receive to host */
8258 #define MC_CMD_FILTER_OP_EXT_IN_RX_DEST_HOST 0x1
8259 /* enum: receive to MC */
8260 #define MC_CMD_FILTER_OP_EXT_IN_RX_DEST_MC 0x2
8261 /* enum: loop back to TXDP 0 */
8262 #define MC_CMD_FILTER_OP_EXT_IN_RX_DEST_TX0 0x3
8263 /* enum: loop back to TXDP 1 */
8264 #define MC_CMD_FILTER_OP_EXT_IN_RX_DEST_TX1 0x4
8265 /* receive queue handle (for multiple queue modes, this is the base queue) */
8266 #define MC_CMD_FILTER_OP_EXT_IN_RX_QUEUE_OFST 24
8267 #define MC_CMD_FILTER_OP_EXT_IN_RX_QUEUE_LEN 4
8268 /* receive mode */
8269 #define MC_CMD_FILTER_OP_EXT_IN_RX_MODE_OFST 28
8270 #define MC_CMD_FILTER_OP_EXT_IN_RX_MODE_LEN 4
8271 /* enum: receive to just the specified queue */
8272 #define MC_CMD_FILTER_OP_EXT_IN_RX_MODE_SIMPLE 0x0
8273 /* enum: receive to multiple queues using RSS context */
8274 #define MC_CMD_FILTER_OP_EXT_IN_RX_MODE_RSS 0x1
8275 /* enum: receive to multiple queues using .1p mapping */
8276 #define MC_CMD_FILTER_OP_EXT_IN_RX_MODE_DOT1P_MAPPING 0x2
8277 /* enum: install a filter entry that will never match; for test purposes only
8278  */
8279 #define MC_CMD_FILTER_OP_EXT_IN_RX_MODE_TEST_NEVER_MATCH 0x80000000
8280 /* RSS context (for RX_MODE_RSS) or .1p mapping handle (for
8281  * RX_MODE_DOT1P_MAPPING), as returned by MC_CMD_RSS_CONTEXT_ALLOC or
8282  * MC_CMD_DOT1P_MAPPING_ALLOC.
8283  */
8284 #define MC_CMD_FILTER_OP_EXT_IN_RX_CONTEXT_OFST 32
8285 #define MC_CMD_FILTER_OP_EXT_IN_RX_CONTEXT_LEN 4
8286 /* transmit domain (reserved; set to 0) */
8287 #define MC_CMD_FILTER_OP_EXT_IN_TX_DOMAIN_OFST 36
8288 #define MC_CMD_FILTER_OP_EXT_IN_TX_DOMAIN_LEN 4
8289 /* transmit destination (either set the MAC and/or PM bits for explicit
8290  * control, or set this field to TX_DEST_DEFAULT for sensible default
8291  * behaviour)
8292  */
8293 #define MC_CMD_FILTER_OP_EXT_IN_TX_DEST_OFST 40
8294 #define MC_CMD_FILTER_OP_EXT_IN_TX_DEST_LEN 4
8295 /* enum: request default behaviour (based on filter type) */
8296 #define MC_CMD_FILTER_OP_EXT_IN_TX_DEST_DEFAULT 0xffffffff
8297 #define MC_CMD_FILTER_OP_EXT_IN_TX_DEST_MAC_LBN 0
8298 #define MC_CMD_FILTER_OP_EXT_IN_TX_DEST_MAC_WIDTH 1
8299 #define MC_CMD_FILTER_OP_EXT_IN_TX_DEST_PM_LBN 1
8300 #define MC_CMD_FILTER_OP_EXT_IN_TX_DEST_PM_WIDTH 1
8301 /* source MAC address to match (as bytes in network order) */
8302 #define MC_CMD_FILTER_OP_EXT_IN_SRC_MAC_OFST 44
8303 #define MC_CMD_FILTER_OP_EXT_IN_SRC_MAC_LEN 6
8304 /* source port to match (as bytes in network order) */
8305 #define MC_CMD_FILTER_OP_EXT_IN_SRC_PORT_OFST 50
8306 #define MC_CMD_FILTER_OP_EXT_IN_SRC_PORT_LEN 2
8307 /* destination MAC address to match (as bytes in network order) */
8308 #define MC_CMD_FILTER_OP_EXT_IN_DST_MAC_OFST 52
8309 #define MC_CMD_FILTER_OP_EXT_IN_DST_MAC_LEN 6
8310 /* destination port to match (as bytes in network order) */
8311 #define MC_CMD_FILTER_OP_EXT_IN_DST_PORT_OFST 58
8312 #define MC_CMD_FILTER_OP_EXT_IN_DST_PORT_LEN 2
8313 /* Ethernet type to match (as bytes in network order) */
8314 #define MC_CMD_FILTER_OP_EXT_IN_ETHER_TYPE_OFST 60
8315 #define MC_CMD_FILTER_OP_EXT_IN_ETHER_TYPE_LEN 2
8316 /* Inner VLAN tag to match (as bytes in network order) */
8317 #define MC_CMD_FILTER_OP_EXT_IN_INNER_VLAN_OFST 62
8318 #define MC_CMD_FILTER_OP_EXT_IN_INNER_VLAN_LEN 2
8319 /* Outer VLAN tag to match (as bytes in network order) */
8320 #define MC_CMD_FILTER_OP_EXT_IN_OUTER_VLAN_OFST 64
8321 #define MC_CMD_FILTER_OP_EXT_IN_OUTER_VLAN_LEN 2
8322 /* IP protocol to match (in low byte; set high byte to 0) */
8323 #define MC_CMD_FILTER_OP_EXT_IN_IP_PROTO_OFST 66
8324 #define MC_CMD_FILTER_OP_EXT_IN_IP_PROTO_LEN 2
8325 /* Firmware defined register 0 to match (reserved; set to 0) */
8326 #define MC_CMD_FILTER_OP_EXT_IN_FWDEF0_OFST 68
8327 #define MC_CMD_FILTER_OP_EXT_IN_FWDEF0_LEN 4
8328 /* VNI (for VXLAN/Geneve, when IP protocol is UDP) or VSID (for NVGRE, when IP
8329  * protocol is GRE) to match (as bytes in network order; set last byte to 0 for
8330  * VXLAN/NVGRE, or 1 for Geneve)
8331  */
8332 #define MC_CMD_FILTER_OP_EXT_IN_VNI_OR_VSID_OFST 72
8333 #define MC_CMD_FILTER_OP_EXT_IN_VNI_OR_VSID_LEN 4
8334 #define MC_CMD_FILTER_OP_EXT_IN_VNI_VALUE_LBN 0
8335 #define MC_CMD_FILTER_OP_EXT_IN_VNI_VALUE_WIDTH 24
8336 #define MC_CMD_FILTER_OP_EXT_IN_VNI_TYPE_LBN 24
8337 #define MC_CMD_FILTER_OP_EXT_IN_VNI_TYPE_WIDTH 8
8338 /* enum: Match VXLAN traffic with this VNI */
8339 #define MC_CMD_FILTER_OP_EXT_IN_VNI_TYPE_VXLAN 0x0
8340 /* enum: Match Geneve traffic with this VNI */
8341 #define MC_CMD_FILTER_OP_EXT_IN_VNI_TYPE_GENEVE 0x1
8342 /* enum: Reserved for experimental development use */
8343 #define MC_CMD_FILTER_OP_EXT_IN_VNI_TYPE_EXPERIMENTAL 0xfe
8344 #define MC_CMD_FILTER_OP_EXT_IN_VSID_VALUE_LBN 0
8345 #define MC_CMD_FILTER_OP_EXT_IN_VSID_VALUE_WIDTH 24
8346 #define MC_CMD_FILTER_OP_EXT_IN_VSID_TYPE_LBN 24
8347 #define MC_CMD_FILTER_OP_EXT_IN_VSID_TYPE_WIDTH 8
8348 /* enum: Match NVGRE traffic with this VSID */
8349 #define MC_CMD_FILTER_OP_EXT_IN_VSID_TYPE_NVGRE 0x0
8350 /* source IP address to match (as bytes in network order; set last 12 bytes to
8351  * 0 for IPv4 address)
8352  */
8353 #define MC_CMD_FILTER_OP_EXT_IN_SRC_IP_OFST 76
8354 #define MC_CMD_FILTER_OP_EXT_IN_SRC_IP_LEN 16
8355 /* destination IP address to match (as bytes in network order; set last 12
8356  * bytes to 0 for IPv4 address)
8357  */
8358 #define MC_CMD_FILTER_OP_EXT_IN_DST_IP_OFST 92
8359 #define MC_CMD_FILTER_OP_EXT_IN_DST_IP_LEN 16
8360 /* VXLAN/NVGRE inner frame source MAC address to match (as bytes in network
8361  * order)
8362  */
8363 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_SRC_MAC_OFST 108
8364 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_SRC_MAC_LEN 6
8365 /* VXLAN/NVGRE inner frame source port to match (as bytes in network order) */
8366 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_SRC_PORT_OFST 114
8367 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_SRC_PORT_LEN 2
8368 /* VXLAN/NVGRE inner frame destination MAC address to match (as bytes in
8369  * network order)
8370  */
8371 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_DST_MAC_OFST 116
8372 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_DST_MAC_LEN 6
8373 /* VXLAN/NVGRE inner frame destination port to match (as bytes in network
8374  * order)
8375  */
8376 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_DST_PORT_OFST 122
8377 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_DST_PORT_LEN 2
8378 /* VXLAN/NVGRE inner frame Ethernet type to match (as bytes in network order)
8379  */
8380 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_ETHER_TYPE_OFST 124
8381 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_ETHER_TYPE_LEN 2
8382 /* VXLAN/NVGRE inner frame Inner VLAN tag to match (as bytes in network order)
8383  */
8384 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_INNER_VLAN_OFST 126
8385 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_INNER_VLAN_LEN 2
8386 /* VXLAN/NVGRE inner frame Outer VLAN tag to match (as bytes in network order)
8387  */
8388 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_OUTER_VLAN_OFST 128
8389 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_OUTER_VLAN_LEN 2
8390 /* VXLAN/NVGRE inner frame IP protocol to match (in low byte; set high byte to
8391  * 0)
8392  */
8393 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_IP_PROTO_OFST 130
8394 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_IP_PROTO_LEN 2
8395 /* VXLAN/NVGRE inner frame Firmware defined register 0 to match (reserved; set
8396  * to 0)
8397  */
8398 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_FWDEF0_OFST 132
8399 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_FWDEF0_LEN 4
8400 /* VXLAN/NVGRE inner frame Firmware defined register 1 to match (reserved; set
8401  * to 0)
8402  */
8403 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_FWDEF1_OFST 136
8404 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_FWDEF1_LEN 4
8405 /* VXLAN/NVGRE inner frame source IP address to match (as bytes in network
8406  * order; set last 12 bytes to 0 for IPv4 address)
8407  */
8408 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_SRC_IP_OFST 140
8409 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_SRC_IP_LEN 16
8410 /* VXLAN/NVGRE inner frame destination IP address to match (as bytes in network
8411  * order; set last 12 bytes to 0 for IPv4 address)
8412  */
8413 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_DST_IP_OFST 156
8414 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_DST_IP_LEN 16
8415
8416 /* MC_CMD_FILTER_OP_V3_IN msgrequest: FILTER_OP extension to support additional
8417  * filter actions for Intel's DPDK (Data Plane Development Kit, dpdk.org) via
8418  * its rte_flow API. This extension is only useful with the sfc_efx driver
8419  * included as part of DPDK, used in conjunction with the dpdk datapath
8420  * firmware variant.
8421  */
8422 #define MC_CMD_FILTER_OP_V3_IN_LEN 180
8423 /* identifies the type of operation requested */
8424 #define MC_CMD_FILTER_OP_V3_IN_OP_OFST 0
8425 #define MC_CMD_FILTER_OP_V3_IN_OP_LEN 4
8426 /*            Enum values, see field(s): */
8427 /*               MC_CMD_FILTER_OP_IN/OP */
8428 /* filter handle (for remove / unsubscribe operations) */
8429 #define MC_CMD_FILTER_OP_V3_IN_HANDLE_OFST 4
8430 #define MC_CMD_FILTER_OP_V3_IN_HANDLE_LEN 8
8431 #define MC_CMD_FILTER_OP_V3_IN_HANDLE_LO_OFST 4
8432 #define MC_CMD_FILTER_OP_V3_IN_HANDLE_HI_OFST 8
8433 /* The port ID associated with the v-adaptor which should contain this filter.
8434  */
8435 #define MC_CMD_FILTER_OP_V3_IN_PORT_ID_OFST 12
8436 #define MC_CMD_FILTER_OP_V3_IN_PORT_ID_LEN 4
8437 /* fields to include in match criteria */
8438 #define MC_CMD_FILTER_OP_V3_IN_MATCH_FIELDS_OFST 16
8439 #define MC_CMD_FILTER_OP_V3_IN_MATCH_FIELDS_LEN 4
8440 #define MC_CMD_FILTER_OP_V3_IN_MATCH_SRC_IP_LBN 0
8441 #define MC_CMD_FILTER_OP_V3_IN_MATCH_SRC_IP_WIDTH 1
8442 #define MC_CMD_FILTER_OP_V3_IN_MATCH_DST_IP_LBN 1
8443 #define MC_CMD_FILTER_OP_V3_IN_MATCH_DST_IP_WIDTH 1
8444 #define MC_CMD_FILTER_OP_V3_IN_MATCH_SRC_MAC_LBN 2
8445 #define MC_CMD_FILTER_OP_V3_IN_MATCH_SRC_MAC_WIDTH 1
8446 #define MC_CMD_FILTER_OP_V3_IN_MATCH_SRC_PORT_LBN 3
8447 #define MC_CMD_FILTER_OP_V3_IN_MATCH_SRC_PORT_WIDTH 1
8448 #define MC_CMD_FILTER_OP_V3_IN_MATCH_DST_MAC_LBN 4
8449 #define MC_CMD_FILTER_OP_V3_IN_MATCH_DST_MAC_WIDTH 1
8450 #define MC_CMD_FILTER_OP_V3_IN_MATCH_DST_PORT_LBN 5
8451 #define MC_CMD_FILTER_OP_V3_IN_MATCH_DST_PORT_WIDTH 1
8452 #define MC_CMD_FILTER_OP_V3_IN_MATCH_ETHER_TYPE_LBN 6
8453 #define MC_CMD_FILTER_OP_V3_IN_MATCH_ETHER_TYPE_WIDTH 1
8454 #define MC_CMD_FILTER_OP_V3_IN_MATCH_INNER_VLAN_LBN 7
8455 #define MC_CMD_FILTER_OP_V3_IN_MATCH_INNER_VLAN_WIDTH 1
8456 #define MC_CMD_FILTER_OP_V3_IN_MATCH_OUTER_VLAN_LBN 8
8457 #define MC_CMD_FILTER_OP_V3_IN_MATCH_OUTER_VLAN_WIDTH 1
8458 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IP_PROTO_LBN 9
8459 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IP_PROTO_WIDTH 1
8460 #define MC_CMD_FILTER_OP_V3_IN_MATCH_FWDEF0_LBN 10
8461 #define MC_CMD_FILTER_OP_V3_IN_MATCH_FWDEF0_WIDTH 1
8462 #define MC_CMD_FILTER_OP_V3_IN_MATCH_VNI_OR_VSID_LBN 11
8463 #define MC_CMD_FILTER_OP_V3_IN_MATCH_VNI_OR_VSID_WIDTH 1
8464 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_SRC_IP_LBN 12
8465 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_SRC_IP_WIDTH 1
8466 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_DST_IP_LBN 13
8467 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_DST_IP_WIDTH 1
8468 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_SRC_MAC_LBN 14
8469 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_SRC_MAC_WIDTH 1
8470 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_SRC_PORT_LBN 15
8471 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_SRC_PORT_WIDTH 1
8472 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_DST_MAC_LBN 16
8473 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_DST_MAC_WIDTH 1
8474 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_DST_PORT_LBN 17
8475 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_DST_PORT_WIDTH 1
8476 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_ETHER_TYPE_LBN 18
8477 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_ETHER_TYPE_WIDTH 1
8478 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_INNER_VLAN_LBN 19
8479 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_INNER_VLAN_WIDTH 1
8480 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_OUTER_VLAN_LBN 20
8481 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_OUTER_VLAN_WIDTH 1
8482 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_IP_PROTO_LBN 21
8483 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_IP_PROTO_WIDTH 1
8484 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_FWDEF0_LBN 22
8485 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_FWDEF0_WIDTH 1
8486 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_FWDEF1_LBN 23
8487 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_FWDEF1_WIDTH 1
8488 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_UNKNOWN_MCAST_DST_LBN 24
8489 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_UNKNOWN_MCAST_DST_WIDTH 1
8490 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_UNKNOWN_UCAST_DST_LBN 25
8491 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_UNKNOWN_UCAST_DST_WIDTH 1
8492 #define MC_CMD_FILTER_OP_V3_IN_MATCH_UNKNOWN_MCAST_DST_LBN 30
8493 #define MC_CMD_FILTER_OP_V3_IN_MATCH_UNKNOWN_MCAST_DST_WIDTH 1
8494 #define MC_CMD_FILTER_OP_V3_IN_MATCH_UNKNOWN_UCAST_DST_LBN 31
8495 #define MC_CMD_FILTER_OP_V3_IN_MATCH_UNKNOWN_UCAST_DST_WIDTH 1
8496 /* receive destination */
8497 #define MC_CMD_FILTER_OP_V3_IN_RX_DEST_OFST 20
8498 #define MC_CMD_FILTER_OP_V3_IN_RX_DEST_LEN 4
8499 /* enum: drop packets */
8500 #define MC_CMD_FILTER_OP_V3_IN_RX_DEST_DROP 0x0
8501 /* enum: receive to host */
8502 #define MC_CMD_FILTER_OP_V3_IN_RX_DEST_HOST 0x1
8503 /* enum: receive to MC */
8504 #define MC_CMD_FILTER_OP_V3_IN_RX_DEST_MC 0x2
8505 /* enum: loop back to TXDP 0 */
8506 #define MC_CMD_FILTER_OP_V3_IN_RX_DEST_TX0 0x3
8507 /* enum: loop back to TXDP 1 */
8508 #define MC_CMD_FILTER_OP_V3_IN_RX_DEST_TX1 0x4
8509 /* receive queue handle (for multiple queue modes, this is the base queue) */
8510 #define MC_CMD_FILTER_OP_V3_IN_RX_QUEUE_OFST 24
8511 #define MC_CMD_FILTER_OP_V3_IN_RX_QUEUE_LEN 4
8512 /* receive mode */
8513 #define MC_CMD_FILTER_OP_V3_IN_RX_MODE_OFST 28
8514 #define MC_CMD_FILTER_OP_V3_IN_RX_MODE_LEN 4
8515 /* enum: receive to just the specified queue */
8516 #define MC_CMD_FILTER_OP_V3_IN_RX_MODE_SIMPLE 0x0
8517 /* enum: receive to multiple queues using RSS context */
8518 #define MC_CMD_FILTER_OP_V3_IN_RX_MODE_RSS 0x1
8519 /* enum: receive to multiple queues using .1p mapping */
8520 #define MC_CMD_FILTER_OP_V3_IN_RX_MODE_DOT1P_MAPPING 0x2
8521 /* enum: install a filter entry that will never match; for test purposes only
8522  */
8523 #define MC_CMD_FILTER_OP_V3_IN_RX_MODE_TEST_NEVER_MATCH 0x80000000
8524 /* RSS context (for RX_MODE_RSS) or .1p mapping handle (for
8525  * RX_MODE_DOT1P_MAPPING), as returned by MC_CMD_RSS_CONTEXT_ALLOC or
8526  * MC_CMD_DOT1P_MAPPING_ALLOC.
8527  */
8528 #define MC_CMD_FILTER_OP_V3_IN_RX_CONTEXT_OFST 32
8529 #define MC_CMD_FILTER_OP_V3_IN_RX_CONTEXT_LEN 4
8530 /* transmit domain (reserved; set to 0) */
8531 #define MC_CMD_FILTER_OP_V3_IN_TX_DOMAIN_OFST 36
8532 #define MC_CMD_FILTER_OP_V3_IN_TX_DOMAIN_LEN 4
8533 /* transmit destination (either set the MAC and/or PM bits for explicit
8534  * control, or set this field to TX_DEST_DEFAULT for sensible default
8535  * behaviour)
8536  */
8537 #define MC_CMD_FILTER_OP_V3_IN_TX_DEST_OFST 40
8538 #define MC_CMD_FILTER_OP_V3_IN_TX_DEST_LEN 4
8539 /* enum: request default behaviour (based on filter type) */
8540 #define MC_CMD_FILTER_OP_V3_IN_TX_DEST_DEFAULT 0xffffffff
8541 #define MC_CMD_FILTER_OP_V3_IN_TX_DEST_MAC_LBN 0
8542 #define MC_CMD_FILTER_OP_V3_IN_TX_DEST_MAC_WIDTH 1
8543 #define MC_CMD_FILTER_OP_V3_IN_TX_DEST_PM_LBN 1
8544 #define MC_CMD_FILTER_OP_V3_IN_TX_DEST_PM_WIDTH 1
8545 /* source MAC address to match (as bytes in network order) */
8546 #define MC_CMD_FILTER_OP_V3_IN_SRC_MAC_OFST 44
8547 #define MC_CMD_FILTER_OP_V3_IN_SRC_MAC_LEN 6
8548 /* source port to match (as bytes in network order) */
8549 #define MC_CMD_FILTER_OP_V3_IN_SRC_PORT_OFST 50
8550 #define MC_CMD_FILTER_OP_V3_IN_SRC_PORT_LEN 2
8551 /* destination MAC address to match (as bytes in network order) */
8552 #define MC_CMD_FILTER_OP_V3_IN_DST_MAC_OFST 52
8553 #define MC_CMD_FILTER_OP_V3_IN_DST_MAC_LEN 6
8554 /* destination port to match (as bytes in network order) */
8555 #define MC_CMD_FILTER_OP_V3_IN_DST_PORT_OFST 58
8556 #define MC_CMD_FILTER_OP_V3_IN_DST_PORT_LEN 2
8557 /* Ethernet type to match (as bytes in network order) */
8558 #define MC_CMD_FILTER_OP_V3_IN_ETHER_TYPE_OFST 60
8559 #define MC_CMD_FILTER_OP_V3_IN_ETHER_TYPE_LEN 2
8560 /* Inner VLAN tag to match (as bytes in network order) */
8561 #define MC_CMD_FILTER_OP_V3_IN_INNER_VLAN_OFST 62
8562 #define MC_CMD_FILTER_OP_V3_IN_INNER_VLAN_LEN 2
8563 /* Outer VLAN tag to match (as bytes in network order) */
8564 #define MC_CMD_FILTER_OP_V3_IN_OUTER_VLAN_OFST 64
8565 #define MC_CMD_FILTER_OP_V3_IN_OUTER_VLAN_LEN 2
8566 /* IP protocol to match (in low byte; set high byte to 0) */
8567 #define MC_CMD_FILTER_OP_V3_IN_IP_PROTO_OFST 66
8568 #define MC_CMD_FILTER_OP_V3_IN_IP_PROTO_LEN 2
8569 /* Firmware defined register 0 to match (reserved; set to 0) */
8570 #define MC_CMD_FILTER_OP_V3_IN_FWDEF0_OFST 68
8571 #define MC_CMD_FILTER_OP_V3_IN_FWDEF0_LEN 4
8572 /* VNI (for VXLAN/Geneve, when IP protocol is UDP) or VSID (for NVGRE, when IP
8573  * protocol is GRE) to match (as bytes in network order; set last byte to 0 for
8574  * VXLAN/NVGRE, or 1 for Geneve)
8575  */
8576 #define MC_CMD_FILTER_OP_V3_IN_VNI_OR_VSID_OFST 72
8577 #define MC_CMD_FILTER_OP_V3_IN_VNI_OR_VSID_LEN 4
8578 #define MC_CMD_FILTER_OP_V3_IN_VNI_VALUE_LBN 0
8579 #define MC_CMD_FILTER_OP_V3_IN_VNI_VALUE_WIDTH 24
8580 #define MC_CMD_FILTER_OP_V3_IN_VNI_TYPE_LBN 24
8581 #define MC_CMD_FILTER_OP_V3_IN_VNI_TYPE_WIDTH 8
8582 /* enum: Match VXLAN traffic with this VNI */
8583 #define MC_CMD_FILTER_OP_V3_IN_VNI_TYPE_VXLAN 0x0
8584 /* enum: Match Geneve traffic with this VNI */
8585 #define MC_CMD_FILTER_OP_V3_IN_VNI_TYPE_GENEVE 0x1
8586 /* enum: Reserved for experimental development use */
8587 #define MC_CMD_FILTER_OP_V3_IN_VNI_TYPE_EXPERIMENTAL 0xfe
8588 #define MC_CMD_FILTER_OP_V3_IN_VSID_VALUE_LBN 0
8589 #define MC_CMD_FILTER_OP_V3_IN_VSID_VALUE_WIDTH 24
8590 #define MC_CMD_FILTER_OP_V3_IN_VSID_TYPE_LBN 24
8591 #define MC_CMD_FILTER_OP_V3_IN_VSID_TYPE_WIDTH 8
8592 /* enum: Match NVGRE traffic with this VSID */
8593 #define MC_CMD_FILTER_OP_V3_IN_VSID_TYPE_NVGRE 0x0
8594 /* source IP address to match (as bytes in network order; set last 12 bytes to
8595  * 0 for IPv4 address)
8596  */
8597 #define MC_CMD_FILTER_OP_V3_IN_SRC_IP_OFST 76
8598 #define MC_CMD_FILTER_OP_V3_IN_SRC_IP_LEN 16
8599 /* destination IP address to match (as bytes in network order; set last 12
8600  * bytes to 0 for IPv4 address)
8601  */
8602 #define MC_CMD_FILTER_OP_V3_IN_DST_IP_OFST 92
8603 #define MC_CMD_FILTER_OP_V3_IN_DST_IP_LEN 16
8604 /* VXLAN/NVGRE inner frame source MAC address to match (as bytes in network
8605  * order)
8606  */
8607 #define MC_CMD_FILTER_OP_V3_IN_IFRM_SRC_MAC_OFST 108
8608 #define MC_CMD_FILTER_OP_V3_IN_IFRM_SRC_MAC_LEN 6
8609 /* VXLAN/NVGRE inner frame source port to match (as bytes in network order) */
8610 #define MC_CMD_FILTER_OP_V3_IN_IFRM_SRC_PORT_OFST 114
8611 #define MC_CMD_FILTER_OP_V3_IN_IFRM_SRC_PORT_LEN 2
8612 /* VXLAN/NVGRE inner frame destination MAC address to match (as bytes in
8613  * network order)
8614  */
8615 #define MC_CMD_FILTER_OP_V3_IN_IFRM_DST_MAC_OFST 116
8616 #define MC_CMD_FILTER_OP_V3_IN_IFRM_DST_MAC_LEN 6
8617 /* VXLAN/NVGRE inner frame destination port to match (as bytes in network
8618  * order)
8619  */
8620 #define MC_CMD_FILTER_OP_V3_IN_IFRM_DST_PORT_OFST 122
8621 #define MC_CMD_FILTER_OP_V3_IN_IFRM_DST_PORT_LEN 2
8622 /* VXLAN/NVGRE inner frame Ethernet type to match (as bytes in network order)
8623  */
8624 #define MC_CMD_FILTER_OP_V3_IN_IFRM_ETHER_TYPE_OFST 124
8625 #define MC_CMD_FILTER_OP_V3_IN_IFRM_ETHER_TYPE_LEN 2
8626 /* VXLAN/NVGRE inner frame Inner VLAN tag to match (as bytes in network order)
8627  */
8628 #define MC_CMD_FILTER_OP_V3_IN_IFRM_INNER_VLAN_OFST 126
8629 #define MC_CMD_FILTER_OP_V3_IN_IFRM_INNER_VLAN_LEN 2
8630 /* VXLAN/NVGRE inner frame Outer VLAN tag to match (as bytes in network order)
8631  */
8632 #define MC_CMD_FILTER_OP_V3_IN_IFRM_OUTER_VLAN_OFST 128
8633 #define MC_CMD_FILTER_OP_V3_IN_IFRM_OUTER_VLAN_LEN 2
8634 /* VXLAN/NVGRE inner frame IP protocol to match (in low byte; set high byte to
8635  * 0)
8636  */
8637 #define MC_CMD_FILTER_OP_V3_IN_IFRM_IP_PROTO_OFST 130
8638 #define MC_CMD_FILTER_OP_V3_IN_IFRM_IP_PROTO_LEN 2
8639 /* VXLAN/NVGRE inner frame Firmware defined register 0 to match (reserved; set
8640  * to 0)
8641  */
8642 #define MC_CMD_FILTER_OP_V3_IN_IFRM_FWDEF0_OFST 132
8643 #define MC_CMD_FILTER_OP_V3_IN_IFRM_FWDEF0_LEN 4
8644 /* VXLAN/NVGRE inner frame Firmware defined register 1 to match (reserved; set
8645  * to 0)
8646  */
8647 #define MC_CMD_FILTER_OP_V3_IN_IFRM_FWDEF1_OFST 136
8648 #define MC_CMD_FILTER_OP_V3_IN_IFRM_FWDEF1_LEN 4
8649 /* VXLAN/NVGRE inner frame source IP address to match (as bytes in network
8650  * order; set last 12 bytes to 0 for IPv4 address)
8651  */
8652 #define MC_CMD_FILTER_OP_V3_IN_IFRM_SRC_IP_OFST 140
8653 #define MC_CMD_FILTER_OP_V3_IN_IFRM_SRC_IP_LEN 16
8654 /* VXLAN/NVGRE inner frame destination IP address to match (as bytes in network
8655  * order; set last 12 bytes to 0 for IPv4 address)
8656  */
8657 #define MC_CMD_FILTER_OP_V3_IN_IFRM_DST_IP_OFST 156
8658 #define MC_CMD_FILTER_OP_V3_IN_IFRM_DST_IP_LEN 16
8659 /* Set an action for all packets matching this filter. The DPDK driver and dpdk
8660  * f/w variant use their own specific delivery structures, which are documented
8661  * in the DPDK Firmware Driver Interface (SF-119419-TC). Requesting anything
8662  * other than MATCH_ACTION_NONE when the NIC is running another f/w variant
8663  * will cause the filter insertion to fail with ENOTSUP.
8664  */
8665 #define MC_CMD_FILTER_OP_V3_IN_MATCH_ACTION_OFST 172
8666 #define MC_CMD_FILTER_OP_V3_IN_MATCH_ACTION_LEN 4
8667 /* enum: do nothing extra */
8668 #define MC_CMD_FILTER_OP_V3_IN_MATCH_ACTION_NONE 0x0
8669 /* enum: Set the match flag in the packet prefix for packets matching the
8670  * filter (only with dpdk firmware, otherwise fails with ENOTSUP). Used to
8671  * support the DPDK rte_flow "FLAG" action.
8672  */
8673 #define MC_CMD_FILTER_OP_V3_IN_MATCH_ACTION_FLAG 0x1
8674 /* enum: Insert MATCH_MARK_VALUE into the packet prefix for packets matching
8675  * the filter (only with dpdk firmware, otherwise fails with ENOTSUP). Used to
8676  * support the DPDK rte_flow "MARK" action.
8677  */
8678 #define MC_CMD_FILTER_OP_V3_IN_MATCH_ACTION_MARK 0x2
8679 /* the mark value for MATCH_ACTION_MARK */
8680 #define MC_CMD_FILTER_OP_V3_IN_MATCH_MARK_VALUE_OFST 176
8681 #define MC_CMD_FILTER_OP_V3_IN_MATCH_MARK_VALUE_LEN 4
8682
8683 /* MC_CMD_FILTER_OP_OUT msgresponse */
8684 #define MC_CMD_FILTER_OP_OUT_LEN 12
8685 /* identifies the type of operation requested */
8686 #define MC_CMD_FILTER_OP_OUT_OP_OFST 0
8687 #define MC_CMD_FILTER_OP_OUT_OP_LEN 4
8688 /*            Enum values, see field(s): */
8689 /*               MC_CMD_FILTER_OP_IN/OP */
8690 /* Returned filter handle (for insert / subscribe operations). Note that these
8691  * handles should be considered opaque to the host, although a value of
8692  * 0xFFFFFFFF_FFFFFFFF is guaranteed never to be a valid handle.
8693  */
8694 #define MC_CMD_FILTER_OP_OUT_HANDLE_OFST 4
8695 #define MC_CMD_FILTER_OP_OUT_HANDLE_LEN 8
8696 #define MC_CMD_FILTER_OP_OUT_HANDLE_LO_OFST 4
8697 #define MC_CMD_FILTER_OP_OUT_HANDLE_HI_OFST 8
8698 /* enum: guaranteed invalid filter handle (low 32 bits) */
8699 #define MC_CMD_FILTER_OP_OUT_HANDLE_LO_INVALID 0xffffffff
8700 /* enum: guaranteed invalid filter handle (high 32 bits) */
8701 #define MC_CMD_FILTER_OP_OUT_HANDLE_HI_INVALID 0xffffffff
8702
8703 /* MC_CMD_FILTER_OP_EXT_OUT msgresponse */
8704 #define MC_CMD_FILTER_OP_EXT_OUT_LEN 12
8705 /* identifies the type of operation requested */
8706 #define MC_CMD_FILTER_OP_EXT_OUT_OP_OFST 0
8707 #define MC_CMD_FILTER_OP_EXT_OUT_OP_LEN 4
8708 /*            Enum values, see field(s): */
8709 /*               MC_CMD_FILTER_OP_EXT_IN/OP */
8710 /* Returned filter handle (for insert / subscribe operations). Note that these
8711  * handles should be considered opaque to the host, although a value of
8712  * 0xFFFFFFFF_FFFFFFFF is guaranteed never to be a valid handle.
8713  */
8714 #define MC_CMD_FILTER_OP_EXT_OUT_HANDLE_OFST 4
8715 #define MC_CMD_FILTER_OP_EXT_OUT_HANDLE_LEN 8
8716 #define MC_CMD_FILTER_OP_EXT_OUT_HANDLE_LO_OFST 4
8717 #define MC_CMD_FILTER_OP_EXT_OUT_HANDLE_HI_OFST 8
8718 /*            Enum values, see field(s): */
8719 /*               MC_CMD_FILTER_OP_OUT/HANDLE */
8720
8721
8722 /***********************************/
8723 /* MC_CMD_GET_PARSER_DISP_INFO
8724  * Get information related to the parser-dispatcher subsystem
8725  */
8726 #define MC_CMD_GET_PARSER_DISP_INFO 0xe4
8727 #undef  MC_CMD_0xe4_PRIVILEGE_CTG
8728
8729 #define MC_CMD_0xe4_PRIVILEGE_CTG SRIOV_CTG_GENERAL
8730
8731 /* MC_CMD_GET_PARSER_DISP_INFO_IN msgrequest */
8732 #define MC_CMD_GET_PARSER_DISP_INFO_IN_LEN 4
8733 /* identifies the type of operation requested */
8734 #define MC_CMD_GET_PARSER_DISP_INFO_IN_OP_OFST 0
8735 #define MC_CMD_GET_PARSER_DISP_INFO_IN_OP_LEN 4
8736 /* enum: read the list of supported RX filter matches */
8737 #define MC_CMD_GET_PARSER_DISP_INFO_IN_OP_GET_SUPPORTED_RX_MATCHES 0x1
8738 /* enum: read flags indicating restrictions on filter insertion for the calling
8739  * client
8740  */
8741 #define MC_CMD_GET_PARSER_DISP_INFO_IN_OP_GET_RESTRICTIONS 0x2
8742 /* enum: read properties relating to security rules (Medford-only; for use by
8743  * SolarSecure apps, not directly by drivers. See SF-114946-SW.)
8744  */
8745 #define MC_CMD_GET_PARSER_DISP_INFO_IN_OP_GET_SECURITY_RULE_INFO 0x3
8746 /* enum: read the list of supported RX filter matches for VXLAN/NVGRE
8747  * encapsulated frames, which follow a different match sequence to normal
8748  * frames (Medford only)
8749  */
8750 #define MC_CMD_GET_PARSER_DISP_INFO_IN_OP_GET_SUPPORTED_ENCAP_RX_MATCHES 0x4
8751
8752 /* MC_CMD_GET_PARSER_DISP_INFO_OUT msgresponse */
8753 #define MC_CMD_GET_PARSER_DISP_INFO_OUT_LENMIN 8
8754 #define MC_CMD_GET_PARSER_DISP_INFO_OUT_LENMAX 252
8755 #define MC_CMD_GET_PARSER_DISP_INFO_OUT_LEN(num) (8+4*(num))
8756 /* identifies the type of operation requested */
8757 #define MC_CMD_GET_PARSER_DISP_INFO_OUT_OP_OFST 0
8758 #define MC_CMD_GET_PARSER_DISP_INFO_OUT_OP_LEN 4
8759 /*            Enum values, see field(s): */
8760 /*               MC_CMD_GET_PARSER_DISP_INFO_IN/OP */
8761 /* number of supported match types */
8762 #define MC_CMD_GET_PARSER_DISP_INFO_OUT_NUM_SUPPORTED_MATCHES_OFST 4
8763 #define MC_CMD_GET_PARSER_DISP_INFO_OUT_NUM_SUPPORTED_MATCHES_LEN 4
8764 /* array of supported match types (valid MATCH_FIELDS values for
8765  * MC_CMD_FILTER_OP) sorted in decreasing priority order
8766  */
8767 #define MC_CMD_GET_PARSER_DISP_INFO_OUT_SUPPORTED_MATCHES_OFST 8
8768 #define MC_CMD_GET_PARSER_DISP_INFO_OUT_SUPPORTED_MATCHES_LEN 4
8769 #define MC_CMD_GET_PARSER_DISP_INFO_OUT_SUPPORTED_MATCHES_MINNUM 0
8770 #define MC_CMD_GET_PARSER_DISP_INFO_OUT_SUPPORTED_MATCHES_MAXNUM 61
8771
8772 /* MC_CMD_GET_PARSER_DISP_RESTRICTIONS_OUT msgresponse */
8773 #define MC_CMD_GET_PARSER_DISP_RESTRICTIONS_OUT_LEN 8
8774 /* identifies the type of operation requested */
8775 #define MC_CMD_GET_PARSER_DISP_RESTRICTIONS_OUT_OP_OFST 0
8776 #define MC_CMD_GET_PARSER_DISP_RESTRICTIONS_OUT_OP_LEN 4
8777 /*            Enum values, see field(s): */
8778 /*               MC_CMD_GET_PARSER_DISP_INFO_IN/OP */
8779 /* bitfield of filter insertion restrictions */
8780 #define MC_CMD_GET_PARSER_DISP_RESTRICTIONS_OUT_RESTRICTION_FLAGS_OFST 4
8781 #define MC_CMD_GET_PARSER_DISP_RESTRICTIONS_OUT_RESTRICTION_FLAGS_LEN 4
8782 #define MC_CMD_GET_PARSER_DISP_RESTRICTIONS_OUT_DST_IP_MCAST_ONLY_LBN 0
8783 #define MC_CMD_GET_PARSER_DISP_RESTRICTIONS_OUT_DST_IP_MCAST_ONLY_WIDTH 1
8784
8785 /* MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT msgresponse:
8786  * GET_PARSER_DISP_INFO response format for OP_GET_SECURITY_RULE_INFO.
8787  * (Medford-only; for use by SolarSecure apps, not directly by drivers. See
8788  * SF-114946-SW.) NOTE - this message definition is provisional. It has not yet
8789  * been used in any released code and may change during development. This note
8790  * will be removed once it is regarded as stable.
8791  */
8792 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_LEN 36
8793 /* identifies the type of operation requested */
8794 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_OP_OFST 0
8795 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_OP_LEN 4
8796 /*            Enum values, see field(s): */
8797 /*               MC_CMD_GET_PARSER_DISP_INFO_IN/OP */
8798 /* a version number representing the set of rule lookups that are implemented
8799  * by the currently running firmware
8800  */
8801 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_RULES_VERSION_OFST 4
8802 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_RULES_VERSION_LEN 4
8803 /* enum: implements lookup sequences described in SF-114946-SW draft C */
8804 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_RULES_VERSION_SF_114946_SW_C 0x0
8805 /* the number of nodes in the subnet map */
8806 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_SUBNET_MAP_NUM_NODES_OFST 8
8807 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_SUBNET_MAP_NUM_NODES_LEN 4
8808 /* the number of entries in one subnet map node */
8809 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_SUBNET_MAP_NUM_ENTRIES_PER_NODE_OFST 12
8810 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_SUBNET_MAP_NUM_ENTRIES_PER_NODE_LEN 4
8811 /* minimum valid value for a subnet ID in a subnet map leaf */
8812 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_SUBNET_ID_MIN_OFST 16
8813 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_SUBNET_ID_MIN_LEN 4
8814 /* maximum valid value for a subnet ID in a subnet map leaf */
8815 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_SUBNET_ID_MAX_OFST 20
8816 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_SUBNET_ID_MAX_LEN 4
8817 /* the number of entries in the local and remote port range maps */
8818 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_PORTRANGE_TREE_NUM_ENTRIES_OFST 24
8819 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_PORTRANGE_TREE_NUM_ENTRIES_LEN 4
8820 /* minimum valid value for a portrange ID in a port range map leaf */
8821 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_PORTRANGE_ID_MIN_OFST 28
8822 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_PORTRANGE_ID_MIN_LEN 4
8823 /* maximum valid value for a portrange ID in a port range map leaf */
8824 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_PORTRANGE_ID_MAX_OFST 32
8825 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_PORTRANGE_ID_MAX_LEN 4
8826
8827
8828 /***********************************/
8829 /* MC_CMD_PARSER_DISP_RW
8830  * Direct read/write of parser-dispatcher state (DICPUs and LUE) for debugging.
8831  * Please note that this interface is only of use to debug tools which have
8832  * knowledge of firmware and hardware data structures; nothing here is intended
8833  * for use by normal driver code. Note that although this command is in the
8834  * Admin privilege group, in tamperproof adapters, only read operations are
8835  * permitted.
8836  */
8837 #define MC_CMD_PARSER_DISP_RW 0xe5
8838 #undef  MC_CMD_0xe5_PRIVILEGE_CTG
8839
8840 #define MC_CMD_0xe5_PRIVILEGE_CTG SRIOV_CTG_ADMIN
8841
8842 /* MC_CMD_PARSER_DISP_RW_IN msgrequest */
8843 #define MC_CMD_PARSER_DISP_RW_IN_LEN 32
8844 /* identifies the target of the operation */
8845 #define MC_CMD_PARSER_DISP_RW_IN_TARGET_OFST 0
8846 #define MC_CMD_PARSER_DISP_RW_IN_TARGET_LEN 4
8847 /* enum: RX dispatcher CPU */
8848 #define MC_CMD_PARSER_DISP_RW_IN_RX_DICPU 0x0
8849 /* enum: TX dispatcher CPU */
8850 #define MC_CMD_PARSER_DISP_RW_IN_TX_DICPU 0x1
8851 /* enum: Lookup engine (with original metadata format). Deprecated; used only
8852  * by cmdclient as a fallback for very old Huntington firmware, and not
8853  * supported in firmware beyond v6.4.0.1005. Use LUE_VERSIONED_METADATA
8854  * instead.
8855  */
8856 #define MC_CMD_PARSER_DISP_RW_IN_LUE 0x2
8857 /* enum: Lookup engine (with requested metadata format) */
8858 #define MC_CMD_PARSER_DISP_RW_IN_LUE_VERSIONED_METADATA 0x3
8859 /* enum: RX0 dispatcher CPU (alias for RX_DICPU; Medford has 2 RX DICPUs) */
8860 #define MC_CMD_PARSER_DISP_RW_IN_RX0_DICPU 0x0
8861 /* enum: RX1 dispatcher CPU (only valid for Medford) */
8862 #define MC_CMD_PARSER_DISP_RW_IN_RX1_DICPU 0x4
8863 /* enum: Miscellaneous other state (only valid for Medford) */
8864 #define MC_CMD_PARSER_DISP_RW_IN_MISC_STATE 0x5
8865 /* identifies the type of operation requested */
8866 #define MC_CMD_PARSER_DISP_RW_IN_OP_OFST 4
8867 #define MC_CMD_PARSER_DISP_RW_IN_OP_LEN 4
8868 /* enum: Read a word of DICPU DMEM or a LUE entry */
8869 #define MC_CMD_PARSER_DISP_RW_IN_READ 0x0
8870 /* enum: Write a word of DICPU DMEM or a LUE entry. Not permitted on
8871  * tamperproof adapters.
8872  */
8873 #define MC_CMD_PARSER_DISP_RW_IN_WRITE 0x1
8874 /* enum: Read-modify-write a word of DICPU DMEM (not valid for LUE). Not
8875  * permitted on tamperproof adapters.
8876  */
8877 #define MC_CMD_PARSER_DISP_RW_IN_RMW 0x2
8878 /* data memory address (DICPU targets) or LUE index (LUE targets) */
8879 #define MC_CMD_PARSER_DISP_RW_IN_ADDRESS_OFST 8
8880 #define MC_CMD_PARSER_DISP_RW_IN_ADDRESS_LEN 4
8881 /* selector (for MISC_STATE target) */
8882 #define MC_CMD_PARSER_DISP_RW_IN_SELECTOR_OFST 8
8883 #define MC_CMD_PARSER_DISP_RW_IN_SELECTOR_LEN 4
8884 /* enum: Port to datapath mapping */
8885 #define MC_CMD_PARSER_DISP_RW_IN_PORT_DP_MAPPING 0x1
8886 /* value to write (for DMEM writes) */
8887 #define MC_CMD_PARSER_DISP_RW_IN_DMEM_WRITE_VALUE_OFST 12
8888 #define MC_CMD_PARSER_DISP_RW_IN_DMEM_WRITE_VALUE_LEN 4
8889 /* XOR value (for DMEM read-modify-writes: new = (old & mask) ^ value) */
8890 #define MC_CMD_PARSER_DISP_RW_IN_DMEM_RMW_XOR_VALUE_OFST 12
8891 #define MC_CMD_PARSER_DISP_RW_IN_DMEM_RMW_XOR_VALUE_LEN 4
8892 /* AND mask (for DMEM read-modify-writes: new = (old & mask) ^ value) */
8893 #define MC_CMD_PARSER_DISP_RW_IN_DMEM_RMW_AND_MASK_OFST 16
8894 #define MC_CMD_PARSER_DISP_RW_IN_DMEM_RMW_AND_MASK_LEN 4
8895 /* metadata format (for LUE reads using LUE_VERSIONED_METADATA) */
8896 #define MC_CMD_PARSER_DISP_RW_IN_LUE_READ_METADATA_VERSION_OFST 12
8897 #define MC_CMD_PARSER_DISP_RW_IN_LUE_READ_METADATA_VERSION_LEN 4
8898 /* value to write (for LUE writes) */
8899 #define MC_CMD_PARSER_DISP_RW_IN_LUE_WRITE_VALUE_OFST 12
8900 #define MC_CMD_PARSER_DISP_RW_IN_LUE_WRITE_VALUE_LEN 20
8901
8902 /* MC_CMD_PARSER_DISP_RW_OUT msgresponse */
8903 #define MC_CMD_PARSER_DISP_RW_OUT_LEN 52
8904 /* value read (for DMEM reads) */
8905 #define MC_CMD_PARSER_DISP_RW_OUT_DMEM_READ_VALUE_OFST 0
8906 #define MC_CMD_PARSER_DISP_RW_OUT_DMEM_READ_VALUE_LEN 4
8907 /* value read (for LUE reads) */
8908 #define MC_CMD_PARSER_DISP_RW_OUT_LUE_READ_VALUE_OFST 0
8909 #define MC_CMD_PARSER_DISP_RW_OUT_LUE_READ_VALUE_LEN 20
8910 /* up to 8 32-bit words of additional soft state from the LUE manager (the
8911  * exact content is firmware-dependent and intended only for debug use)
8912  */
8913 #define MC_CMD_PARSER_DISP_RW_OUT_LUE_MGR_STATE_OFST 20
8914 #define MC_CMD_PARSER_DISP_RW_OUT_LUE_MGR_STATE_LEN 32
8915 /* datapath(s) used for each port (for MISC_STATE PORT_DP_MAPPING selector) */
8916 #define MC_CMD_PARSER_DISP_RW_OUT_PORT_DP_MAPPING_OFST 0
8917 #define MC_CMD_PARSER_DISP_RW_OUT_PORT_DP_MAPPING_LEN 4
8918 #define MC_CMD_PARSER_DISP_RW_OUT_PORT_DP_MAPPING_NUM 4
8919 #define MC_CMD_PARSER_DISP_RW_OUT_DP0 0x1 /* enum */
8920 #define MC_CMD_PARSER_DISP_RW_OUT_DP1 0x2 /* enum */
8921
8922
8923 /***********************************/
8924 /* MC_CMD_GET_PF_COUNT
8925  * Get number of PFs on the device.
8926  */
8927 #define MC_CMD_GET_PF_COUNT 0xb6
8928 #undef  MC_CMD_0xb6_PRIVILEGE_CTG
8929
8930 #define MC_CMD_0xb6_PRIVILEGE_CTG SRIOV_CTG_GENERAL
8931
8932 /* MC_CMD_GET_PF_COUNT_IN msgrequest */
8933 #define MC_CMD_GET_PF_COUNT_IN_LEN 0
8934
8935 /* MC_CMD_GET_PF_COUNT_OUT msgresponse */
8936 #define MC_CMD_GET_PF_COUNT_OUT_LEN 1
8937 /* Identifies the number of PFs on the device. */
8938 #define MC_CMD_GET_PF_COUNT_OUT_PF_COUNT_OFST 0
8939 #define MC_CMD_GET_PF_COUNT_OUT_PF_COUNT_LEN 1
8940
8941
8942 /***********************************/
8943 /* MC_CMD_SET_PF_COUNT
8944  * Set number of PFs on the device.
8945  */
8946 #define MC_CMD_SET_PF_COUNT 0xb7
8947
8948 /* MC_CMD_SET_PF_COUNT_IN msgrequest */
8949 #define MC_CMD_SET_PF_COUNT_IN_LEN 4
8950 /* New number of PFs on the device. */
8951 #define MC_CMD_SET_PF_COUNT_IN_PF_COUNT_OFST 0
8952 #define MC_CMD_SET_PF_COUNT_IN_PF_COUNT_LEN 4
8953
8954 /* MC_CMD_SET_PF_COUNT_OUT msgresponse */
8955 #define MC_CMD_SET_PF_COUNT_OUT_LEN 0
8956
8957
8958 /***********************************/
8959 /* MC_CMD_GET_PORT_ASSIGNMENT
8960  * Get port assignment for current PCI function.
8961  */
8962 #define MC_CMD_GET_PORT_ASSIGNMENT 0xb8
8963 #undef  MC_CMD_0xb8_PRIVILEGE_CTG
8964
8965 #define MC_CMD_0xb8_PRIVILEGE_CTG SRIOV_CTG_GENERAL
8966
8967 /* MC_CMD_GET_PORT_ASSIGNMENT_IN msgrequest */
8968 #define MC_CMD_GET_PORT_ASSIGNMENT_IN_LEN 0
8969
8970 /* MC_CMD_GET_PORT_ASSIGNMENT_OUT msgresponse */
8971 #define MC_CMD_GET_PORT_ASSIGNMENT_OUT_LEN 4
8972 /* Identifies the port assignment for this function. */
8973 #define MC_CMD_GET_PORT_ASSIGNMENT_OUT_PORT_OFST 0
8974 #define MC_CMD_GET_PORT_ASSIGNMENT_OUT_PORT_LEN 4
8975
8976
8977 /***********************************/
8978 /* MC_CMD_SET_PORT_ASSIGNMENT
8979  * Set port assignment for current PCI function.
8980  */
8981 #define MC_CMD_SET_PORT_ASSIGNMENT 0xb9
8982 #undef  MC_CMD_0xb9_PRIVILEGE_CTG
8983
8984 #define MC_CMD_0xb9_PRIVILEGE_CTG SRIOV_CTG_ADMIN
8985
8986 /* MC_CMD_SET_PORT_ASSIGNMENT_IN msgrequest */
8987 #define MC_CMD_SET_PORT_ASSIGNMENT_IN_LEN 4
8988 /* Identifies the port assignment for this function. */
8989 #define MC_CMD_SET_PORT_ASSIGNMENT_IN_PORT_OFST 0
8990 #define MC_CMD_SET_PORT_ASSIGNMENT_IN_PORT_LEN 4
8991
8992 /* MC_CMD_SET_PORT_ASSIGNMENT_OUT msgresponse */
8993 #define MC_CMD_SET_PORT_ASSIGNMENT_OUT_LEN 0
8994
8995
8996 /***********************************/
8997 /* MC_CMD_ALLOC_VIS
8998  * Allocate VIs for current PCI function.
8999  */
9000 #define MC_CMD_ALLOC_VIS 0x8b
9001 #undef  MC_CMD_0x8b_PRIVILEGE_CTG
9002
9003 #define MC_CMD_0x8b_PRIVILEGE_CTG SRIOV_CTG_GENERAL
9004
9005 /* MC_CMD_ALLOC_VIS_IN msgrequest */
9006 #define MC_CMD_ALLOC_VIS_IN_LEN 8
9007 /* The minimum number of VIs that is acceptable */
9008 #define MC_CMD_ALLOC_VIS_IN_MIN_VI_COUNT_OFST 0
9009 #define MC_CMD_ALLOC_VIS_IN_MIN_VI_COUNT_LEN 4
9010 /* The maximum number of VIs that would be useful */
9011 #define MC_CMD_ALLOC_VIS_IN_MAX_VI_COUNT_OFST 4
9012 #define MC_CMD_ALLOC_VIS_IN_MAX_VI_COUNT_LEN 4
9013
9014 /* MC_CMD_ALLOC_VIS_OUT msgresponse: Huntington-compatible VI_ALLOC request.
9015  * Use extended version in new code.
9016  */
9017 #define MC_CMD_ALLOC_VIS_OUT_LEN 8
9018 /* The number of VIs allocated on this function */
9019 #define MC_CMD_ALLOC_VIS_OUT_VI_COUNT_OFST 0
9020 #define MC_CMD_ALLOC_VIS_OUT_VI_COUNT_LEN 4
9021 /* The base absolute VI number allocated to this function. Required to
9022  * correctly interpret wakeup events.
9023  */
9024 #define MC_CMD_ALLOC_VIS_OUT_VI_BASE_OFST 4
9025 #define MC_CMD_ALLOC_VIS_OUT_VI_BASE_LEN 4
9026
9027 /* MC_CMD_ALLOC_VIS_EXT_OUT msgresponse */
9028 #define MC_CMD_ALLOC_VIS_EXT_OUT_LEN 12
9029 /* The number of VIs allocated on this function */
9030 #define MC_CMD_ALLOC_VIS_EXT_OUT_VI_COUNT_OFST 0
9031 #define MC_CMD_ALLOC_VIS_EXT_OUT_VI_COUNT_LEN 4
9032 /* The base absolute VI number allocated to this function. Required to
9033  * correctly interpret wakeup events.
9034  */
9035 #define MC_CMD_ALLOC_VIS_EXT_OUT_VI_BASE_OFST 4
9036 #define MC_CMD_ALLOC_VIS_EXT_OUT_VI_BASE_LEN 4
9037 /* Function's port vi_shift value (always 0 on Huntington) */
9038 #define MC_CMD_ALLOC_VIS_EXT_OUT_VI_SHIFT_OFST 8
9039 #define MC_CMD_ALLOC_VIS_EXT_OUT_VI_SHIFT_LEN 4
9040
9041
9042 /***********************************/
9043 /* MC_CMD_FREE_VIS
9044  * Free VIs for current PCI function. Any linked PIO buffers will be unlinked,
9045  * but not freed.
9046  */
9047 #define MC_CMD_FREE_VIS 0x8c
9048 #undef  MC_CMD_0x8c_PRIVILEGE_CTG
9049
9050 #define MC_CMD_0x8c_PRIVILEGE_CTG SRIOV_CTG_GENERAL
9051
9052 /* MC_CMD_FREE_VIS_IN msgrequest */
9053 #define MC_CMD_FREE_VIS_IN_LEN 0
9054
9055 /* MC_CMD_FREE_VIS_OUT msgresponse */
9056 #define MC_CMD_FREE_VIS_OUT_LEN 0
9057
9058
9059 /***********************************/
9060 /* MC_CMD_GET_SRIOV_CFG
9061  * Get SRIOV config for this PF.
9062  */
9063 #define MC_CMD_GET_SRIOV_CFG 0xba
9064 #undef  MC_CMD_0xba_PRIVILEGE_CTG
9065
9066 #define MC_CMD_0xba_PRIVILEGE_CTG SRIOV_CTG_GENERAL
9067
9068 /* MC_CMD_GET_SRIOV_CFG_IN msgrequest */
9069 #define MC_CMD_GET_SRIOV_CFG_IN_LEN 0
9070
9071 /* MC_CMD_GET_SRIOV_CFG_OUT msgresponse */
9072 #define MC_CMD_GET_SRIOV_CFG_OUT_LEN 20
9073 /* Number of VFs currently enabled. */
9074 #define MC_CMD_GET_SRIOV_CFG_OUT_VF_CURRENT_OFST 0
9075 #define MC_CMD_GET_SRIOV_CFG_OUT_VF_CURRENT_LEN 4
9076 /* Max number of VFs before sriov stride and offset may need to be changed. */
9077 #define MC_CMD_GET_SRIOV_CFG_OUT_VF_MAX_OFST 4
9078 #define MC_CMD_GET_SRIOV_CFG_OUT_VF_MAX_LEN 4
9079 #define MC_CMD_GET_SRIOV_CFG_OUT_FLAGS_OFST 8
9080 #define MC_CMD_GET_SRIOV_CFG_OUT_FLAGS_LEN 4
9081 #define MC_CMD_GET_SRIOV_CFG_OUT_VF_ENABLED_LBN 0
9082 #define MC_CMD_GET_SRIOV_CFG_OUT_VF_ENABLED_WIDTH 1
9083 /* RID offset of first VF from PF. */
9084 #define MC_CMD_GET_SRIOV_CFG_OUT_VF_OFFSET_OFST 12
9085 #define MC_CMD_GET_SRIOV_CFG_OUT_VF_OFFSET_LEN 4
9086 /* RID offset of each subsequent VF from the previous. */
9087 #define MC_CMD_GET_SRIOV_CFG_OUT_VF_STRIDE_OFST 16
9088 #define MC_CMD_GET_SRIOV_CFG_OUT_VF_STRIDE_LEN 4
9089
9090
9091 /***********************************/
9092 /* MC_CMD_SET_SRIOV_CFG
9093  * Set SRIOV config for this PF.
9094  */
9095 #define MC_CMD_SET_SRIOV_CFG 0xbb
9096 #undef  MC_CMD_0xbb_PRIVILEGE_CTG
9097
9098 #define MC_CMD_0xbb_PRIVILEGE_CTG SRIOV_CTG_ADMIN
9099
9100 /* MC_CMD_SET_SRIOV_CFG_IN msgrequest */
9101 #define MC_CMD_SET_SRIOV_CFG_IN_LEN 20
9102 /* Number of VFs currently enabled. */
9103 #define MC_CMD_SET_SRIOV_CFG_IN_VF_CURRENT_OFST 0
9104 #define MC_CMD_SET_SRIOV_CFG_IN_VF_CURRENT_LEN 4
9105 /* Max number of VFs before sriov stride and offset may need to be changed. */
9106 #define MC_CMD_SET_SRIOV_CFG_IN_VF_MAX_OFST 4
9107 #define MC_CMD_SET_SRIOV_CFG_IN_VF_MAX_LEN 4
9108 #define MC_CMD_SET_SRIOV_CFG_IN_FLAGS_OFST 8
9109 #define MC_CMD_SET_SRIOV_CFG_IN_FLAGS_LEN 4
9110 #define MC_CMD_SET_SRIOV_CFG_IN_VF_ENABLED_LBN 0
9111 #define MC_CMD_SET_SRIOV_CFG_IN_VF_ENABLED_WIDTH 1
9112 /* RID offset of first VF from PF, or 0 for no change, or
9113  * MC_CMD_RESOURCE_INSTANCE_ANY to allow the system to allocate an offset.
9114  */
9115 #define MC_CMD_SET_SRIOV_CFG_IN_VF_OFFSET_OFST 12
9116 #define MC_CMD_SET_SRIOV_CFG_IN_VF_OFFSET_LEN 4
9117 /* RID offset of each subsequent VF from the previous, 0 for no change, or
9118  * MC_CMD_RESOURCE_INSTANCE_ANY to allow the system to allocate a stride.
9119  */
9120 #define MC_CMD_SET_SRIOV_CFG_IN_VF_STRIDE_OFST 16
9121 #define MC_CMD_SET_SRIOV_CFG_IN_VF_STRIDE_LEN 4
9122
9123 /* MC_CMD_SET_SRIOV_CFG_OUT msgresponse */
9124 #define MC_CMD_SET_SRIOV_CFG_OUT_LEN 0
9125
9126
9127 /***********************************/
9128 /* MC_CMD_GET_VI_ALLOC_INFO
9129  * Get information about number of VI's and base VI number allocated to this
9130  * function.
9131  */
9132 #define MC_CMD_GET_VI_ALLOC_INFO 0x8d
9133 #undef  MC_CMD_0x8d_PRIVILEGE_CTG
9134
9135 #define MC_CMD_0x8d_PRIVILEGE_CTG SRIOV_CTG_GENERAL
9136
9137 /* MC_CMD_GET_VI_ALLOC_INFO_IN msgrequest */
9138 #define MC_CMD_GET_VI_ALLOC_INFO_IN_LEN 0
9139
9140 /* MC_CMD_GET_VI_ALLOC_INFO_OUT msgresponse */
9141 #define MC_CMD_GET_VI_ALLOC_INFO_OUT_LEN 12
9142 /* The number of VIs allocated on this function */
9143 #define MC_CMD_GET_VI_ALLOC_INFO_OUT_VI_COUNT_OFST 0
9144 #define MC_CMD_GET_VI_ALLOC_INFO_OUT_VI_COUNT_LEN 4
9145 /* The base absolute VI number allocated to this function. Required to
9146  * correctly interpret wakeup events.
9147  */
9148 #define MC_CMD_GET_VI_ALLOC_INFO_OUT_VI_BASE_OFST 4
9149 #define MC_CMD_GET_VI_ALLOC_INFO_OUT_VI_BASE_LEN 4
9150 /* Function's port vi_shift value (always 0 on Huntington) */
9151 #define MC_CMD_GET_VI_ALLOC_INFO_OUT_VI_SHIFT_OFST 8
9152 #define MC_CMD_GET_VI_ALLOC_INFO_OUT_VI_SHIFT_LEN 4
9153
9154
9155 /***********************************/
9156 /* MC_CMD_DUMP_VI_STATE
9157  * For CmdClient use. Dump pertinent information on a specific absolute VI.
9158  */
9159 #define MC_CMD_DUMP_VI_STATE 0x8e
9160 #undef  MC_CMD_0x8e_PRIVILEGE_CTG
9161
9162 #define MC_CMD_0x8e_PRIVILEGE_CTG SRIOV_CTG_GENERAL
9163
9164 /* MC_CMD_DUMP_VI_STATE_IN msgrequest */
9165 #define MC_CMD_DUMP_VI_STATE_IN_LEN 4
9166 /* The VI number to query. */
9167 #define MC_CMD_DUMP_VI_STATE_IN_VI_NUMBER_OFST 0
9168 #define MC_CMD_DUMP_VI_STATE_IN_VI_NUMBER_LEN 4
9169
9170 /* MC_CMD_DUMP_VI_STATE_OUT msgresponse */
9171 #define MC_CMD_DUMP_VI_STATE_OUT_LEN 96
9172 /* The PF part of the function owning this VI. */
9173 #define MC_CMD_DUMP_VI_STATE_OUT_OWNER_PF_OFST 0
9174 #define MC_CMD_DUMP_VI_STATE_OUT_OWNER_PF_LEN 2
9175 /* The VF part of the function owning this VI. */
9176 #define MC_CMD_DUMP_VI_STATE_OUT_OWNER_VF_OFST 2
9177 #define MC_CMD_DUMP_VI_STATE_OUT_OWNER_VF_LEN 2
9178 /* Base of VIs allocated to this function. */
9179 #define MC_CMD_DUMP_VI_STATE_OUT_FUNC_VI_BASE_OFST 4
9180 #define MC_CMD_DUMP_VI_STATE_OUT_FUNC_VI_BASE_LEN 2
9181 /* Count of VIs allocated to the owner function. */
9182 #define MC_CMD_DUMP_VI_STATE_OUT_FUNC_VI_COUNT_OFST 6
9183 #define MC_CMD_DUMP_VI_STATE_OUT_FUNC_VI_COUNT_LEN 2
9184 /* Base interrupt vector allocated to this function. */
9185 #define MC_CMD_DUMP_VI_STATE_OUT_FUNC_VECTOR_BASE_OFST 8
9186 #define MC_CMD_DUMP_VI_STATE_OUT_FUNC_VECTOR_BASE_LEN 2
9187 /* Number of interrupt vectors allocated to this function. */
9188 #define MC_CMD_DUMP_VI_STATE_OUT_FUNC_VECTOR_COUNT_OFST 10
9189 #define MC_CMD_DUMP_VI_STATE_OUT_FUNC_VECTOR_COUNT_LEN 2
9190 /* Raw evq ptr table data. */
9191 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EVQ_PTR_RAW_OFST 12
9192 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EVQ_PTR_RAW_LEN 8
9193 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EVQ_PTR_RAW_LO_OFST 12
9194 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EVQ_PTR_RAW_HI_OFST 16
9195 /* Raw evq timer table data. */
9196 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EV_TIMER_RAW_OFST 20
9197 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EV_TIMER_RAW_LEN 8
9198 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EV_TIMER_RAW_LO_OFST 20
9199 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EV_TIMER_RAW_HI_OFST 24
9200 /* Combined metadata field. */
9201 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EV_META_OFST 28
9202 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EV_META_LEN 4
9203 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EV_META_BUFS_BASE_LBN 0
9204 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EV_META_BUFS_BASE_WIDTH 16
9205 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EV_META_BUFS_NPAGES_LBN 16
9206 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EV_META_BUFS_NPAGES_WIDTH 8
9207 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EV_META_WKUP_REF_LBN 24
9208 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EV_META_WKUP_REF_WIDTH 8
9209 /* TXDPCPU raw table data for queue. */
9210 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_RAW_TBL_0_OFST 32
9211 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_RAW_TBL_0_LEN 8
9212 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_RAW_TBL_0_LO_OFST 32
9213 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_RAW_TBL_0_HI_OFST 36
9214 /* TXDPCPU raw table data for queue. */
9215 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_RAW_TBL_1_OFST 40
9216 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_RAW_TBL_1_LEN 8
9217 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_RAW_TBL_1_LO_OFST 40
9218 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_RAW_TBL_1_HI_OFST 44
9219 /* TXDPCPU raw table data for queue. */
9220 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_RAW_TBL_2_OFST 48
9221 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_RAW_TBL_2_LEN 8
9222 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_RAW_TBL_2_LO_OFST 48
9223 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_RAW_TBL_2_HI_OFST 52
9224 /* Combined metadata field. */
9225 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_META_OFST 56
9226 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_META_LEN 8
9227 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_META_LO_OFST 56
9228 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_META_HI_OFST 60
9229 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_META_BUFS_BASE_LBN 0
9230 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_META_BUFS_BASE_WIDTH 16
9231 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_META_BUFS_NPAGES_LBN 16
9232 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_META_BUFS_NPAGES_WIDTH 8
9233 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_META_QSTATE_LBN 24
9234 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_META_QSTATE_WIDTH 8
9235 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_META_WAITCOUNT_LBN 32
9236 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_META_WAITCOUNT_WIDTH 8
9237 #define MC_CMD_DUMP_VI_STATE_OUT_VI_PADDING_LBN 40
9238 #define MC_CMD_DUMP_VI_STATE_OUT_VI_PADDING_WIDTH 24
9239 /* RXDPCPU raw table data for queue. */
9240 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_RAW_TBL_0_OFST 64
9241 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_RAW_TBL_0_LEN 8
9242 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_RAW_TBL_0_LO_OFST 64
9243 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_RAW_TBL_0_HI_OFST 68
9244 /* RXDPCPU raw table data for queue. */
9245 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_RAW_TBL_1_OFST 72
9246 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_RAW_TBL_1_LEN 8
9247 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_RAW_TBL_1_LO_OFST 72
9248 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_RAW_TBL_1_HI_OFST 76
9249 /* Reserved, currently 0. */
9250 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_RAW_TBL_2_OFST 80
9251 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_RAW_TBL_2_LEN 8
9252 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_RAW_TBL_2_LO_OFST 80
9253 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_RAW_TBL_2_HI_OFST 84
9254 /* Combined metadata field. */
9255 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_META_OFST 88
9256 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_META_LEN 8
9257 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_META_LO_OFST 88
9258 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_META_HI_OFST 92
9259 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_META_BUFS_BASE_LBN 0
9260 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_META_BUFS_BASE_WIDTH 16
9261 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_META_BUFS_NPAGES_LBN 16
9262 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_META_BUFS_NPAGES_WIDTH 8
9263 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_META_QSTATE_LBN 24
9264 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_META_QSTATE_WIDTH 8
9265 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_META_WAITCOUNT_LBN 32
9266 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_META_WAITCOUNT_WIDTH 8
9267
9268
9269 /***********************************/
9270 /* MC_CMD_ALLOC_PIOBUF
9271  * Allocate a push I/O buffer for later use with a tx queue.
9272  */
9273 #define MC_CMD_ALLOC_PIOBUF 0x8f
9274 #undef  MC_CMD_0x8f_PRIVILEGE_CTG
9275
9276 #define MC_CMD_0x8f_PRIVILEGE_CTG SRIOV_CTG_ONLOAD
9277
9278 /* MC_CMD_ALLOC_PIOBUF_IN msgrequest */
9279 #define MC_CMD_ALLOC_PIOBUF_IN_LEN 0
9280
9281 /* MC_CMD_ALLOC_PIOBUF_OUT msgresponse */
9282 #define MC_CMD_ALLOC_PIOBUF_OUT_LEN 4
9283 /* Handle for allocated push I/O buffer. */
9284 #define MC_CMD_ALLOC_PIOBUF_OUT_PIOBUF_HANDLE_OFST 0
9285 #define MC_CMD_ALLOC_PIOBUF_OUT_PIOBUF_HANDLE_LEN 4
9286
9287
9288 /***********************************/
9289 /* MC_CMD_FREE_PIOBUF
9290  * Free a push I/O buffer.
9291  */
9292 #define MC_CMD_FREE_PIOBUF 0x90
9293 #undef  MC_CMD_0x90_PRIVILEGE_CTG
9294
9295 #define MC_CMD_0x90_PRIVILEGE_CTG SRIOV_CTG_ONLOAD
9296
9297 /* MC_CMD_FREE_PIOBUF_IN msgrequest */
9298 #define MC_CMD_FREE_PIOBUF_IN_LEN 4
9299 /* Handle for allocated push I/O buffer. */
9300 #define MC_CMD_FREE_PIOBUF_IN_PIOBUF_HANDLE_OFST 0
9301 #define MC_CMD_FREE_PIOBUF_IN_PIOBUF_HANDLE_LEN 4
9302
9303 /* MC_CMD_FREE_PIOBUF_OUT msgresponse */
9304 #define MC_CMD_FREE_PIOBUF_OUT_LEN 0
9305
9306
9307 /***********************************/
9308 /* MC_CMD_GET_VI_TLP_PROCESSING
9309  * Get TLP steering and ordering information for a VI.
9310  */
9311 #define MC_CMD_GET_VI_TLP_PROCESSING 0xb0
9312 #undef  MC_CMD_0xb0_PRIVILEGE_CTG
9313
9314 #define MC_CMD_0xb0_PRIVILEGE_CTG SRIOV_CTG_GENERAL
9315
9316 /* MC_CMD_GET_VI_TLP_PROCESSING_IN msgrequest */
9317 #define MC_CMD_GET_VI_TLP_PROCESSING_IN_LEN 4
9318 /* VI number to get information for. */
9319 #define MC_CMD_GET_VI_TLP_PROCESSING_IN_INSTANCE_OFST 0
9320 #define MC_CMD_GET_VI_TLP_PROCESSING_IN_INSTANCE_LEN 4
9321
9322 /* MC_CMD_GET_VI_TLP_PROCESSING_OUT msgresponse */
9323 #define MC_CMD_GET_VI_TLP_PROCESSING_OUT_LEN 4
9324 /* Transaction processing steering hint 1 for use with the Rx Queue. */
9325 #define MC_CMD_GET_VI_TLP_PROCESSING_OUT_TPH_TAG1_RX_OFST 0
9326 #define MC_CMD_GET_VI_TLP_PROCESSING_OUT_TPH_TAG1_RX_LEN 1
9327 /* Transaction processing steering hint 2 for use with the Ev Queue. */
9328 #define MC_CMD_GET_VI_TLP_PROCESSING_OUT_TPH_TAG2_EV_OFST 1
9329 #define MC_CMD_GET_VI_TLP_PROCESSING_OUT_TPH_TAG2_EV_LEN 1
9330 /* Use Relaxed ordering model for TLPs on this VI. */
9331 #define MC_CMD_GET_VI_TLP_PROCESSING_OUT_RELAXED_ORDERING_LBN 16
9332 #define MC_CMD_GET_VI_TLP_PROCESSING_OUT_RELAXED_ORDERING_WIDTH 1
9333 /* Use ID based ordering for TLPs on this VI. */
9334 #define MC_CMD_GET_VI_TLP_PROCESSING_OUT_ID_BASED_ORDERING_LBN 17
9335 #define MC_CMD_GET_VI_TLP_PROCESSING_OUT_ID_BASED_ORDERING_WIDTH 1
9336 /* Set no snoop bit for TLPs on this VI. */
9337 #define MC_CMD_GET_VI_TLP_PROCESSING_OUT_NO_SNOOP_LBN 18
9338 #define MC_CMD_GET_VI_TLP_PROCESSING_OUT_NO_SNOOP_WIDTH 1
9339 /* Enable TPH for TLPs on this VI. */
9340 #define MC_CMD_GET_VI_TLP_PROCESSING_OUT_TPH_ON_LBN 19
9341 #define MC_CMD_GET_VI_TLP_PROCESSING_OUT_TPH_ON_WIDTH 1
9342 #define MC_CMD_GET_VI_TLP_PROCESSING_OUT_DATA_OFST 0
9343 #define MC_CMD_GET_VI_TLP_PROCESSING_OUT_DATA_LEN 4
9344
9345
9346 /***********************************/
9347 /* MC_CMD_SET_VI_TLP_PROCESSING
9348  * Set TLP steering and ordering information for a VI.
9349  */
9350 #define MC_CMD_SET_VI_TLP_PROCESSING 0xb1
9351 #undef  MC_CMD_0xb1_PRIVILEGE_CTG
9352
9353 #define MC_CMD_0xb1_PRIVILEGE_CTG SRIOV_CTG_GENERAL
9354
9355 /* MC_CMD_SET_VI_TLP_PROCESSING_IN msgrequest */
9356 #define MC_CMD_SET_VI_TLP_PROCESSING_IN_LEN 8
9357 /* VI number to set information for. */
9358 #define MC_CMD_SET_VI_TLP_PROCESSING_IN_INSTANCE_OFST 0
9359 #define MC_CMD_SET_VI_TLP_PROCESSING_IN_INSTANCE_LEN 4
9360 /* Transaction processing steering hint 1 for use with the Rx Queue. */
9361 #define MC_CMD_SET_VI_TLP_PROCESSING_IN_TPH_TAG1_RX_OFST 4
9362 #define MC_CMD_SET_VI_TLP_PROCESSING_IN_TPH_TAG1_RX_LEN 1
9363 /* Transaction processing steering hint 2 for use with the Ev Queue. */
9364 #define MC_CMD_SET_VI_TLP_PROCESSING_IN_TPH_TAG2_EV_OFST 5
9365 #define MC_CMD_SET_VI_TLP_PROCESSING_IN_TPH_TAG2_EV_LEN 1
9366 /* Use Relaxed ordering model for TLPs on this VI. */
9367 #define MC_CMD_SET_VI_TLP_PROCESSING_IN_RELAXED_ORDERING_LBN 48
9368 #define MC_CMD_SET_VI_TLP_PROCESSING_IN_RELAXED_ORDERING_WIDTH 1
9369 /* Use ID based ordering for TLPs on this VI. */
9370 #define MC_CMD_SET_VI_TLP_PROCESSING_IN_ID_BASED_ORDERING_LBN 49
9371 #define MC_CMD_SET_VI_TLP_PROCESSING_IN_ID_BASED_ORDERING_WIDTH 1
9372 /* Set the no snoop bit for TLPs on this VI. */
9373 #define MC_CMD_SET_VI_TLP_PROCESSING_IN_NO_SNOOP_LBN 50
9374 #define MC_CMD_SET_VI_TLP_PROCESSING_IN_NO_SNOOP_WIDTH 1
9375 /* Enable TPH for TLPs on this VI. */
9376 #define MC_CMD_SET_VI_TLP_PROCESSING_IN_TPH_ON_LBN 51
9377 #define MC_CMD_SET_VI_TLP_PROCESSING_IN_TPH_ON_WIDTH 1
9378 #define MC_CMD_SET_VI_TLP_PROCESSING_IN_DATA_OFST 4
9379 #define MC_CMD_SET_VI_TLP_PROCESSING_IN_DATA_LEN 4
9380
9381 /* MC_CMD_SET_VI_TLP_PROCESSING_OUT msgresponse */
9382 #define MC_CMD_SET_VI_TLP_PROCESSING_OUT_LEN 0
9383
9384
9385 /***********************************/
9386 /* MC_CMD_GET_TLP_PROCESSING_GLOBALS
9387  * Get global PCIe steering and transaction processing configuration.
9388  */
9389 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS 0xbc
9390 #undef  MC_CMD_0xbc_PRIVILEGE_CTG
9391
9392 #define MC_CMD_0xbc_PRIVILEGE_CTG SRIOV_CTG_ADMIN
9393
9394 /* MC_CMD_GET_TLP_PROCESSING_GLOBALS_IN msgrequest */
9395 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_IN_LEN 4
9396 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_IN_TLP_GLOBAL_CATEGORY_OFST 0
9397 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_IN_TLP_GLOBAL_CATEGORY_LEN 4
9398 /* enum: MISC. */
9399 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_IN_TLP_GLOBAL_CATEGORY_MISC 0x0
9400 /* enum: IDO. */
9401 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_IN_TLP_GLOBAL_CATEGORY_IDO 0x1
9402 /* enum: RO. */
9403 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_IN_TLP_GLOBAL_CATEGORY_RO 0x2
9404 /* enum: TPH Type. */
9405 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_IN_TLP_GLOBAL_CATEGORY_TPH_TYPE 0x3
9406
9407 /* MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT msgresponse */
9408 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_LEN 8
9409 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_GLOBAL_CATEGORY_OFST 0
9410 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_GLOBAL_CATEGORY_LEN 4
9411 /*            Enum values, see field(s): */
9412 /*               MC_CMD_GET_TLP_PROCESSING_GLOBALS_IN/TLP_GLOBAL_CATEGORY */
9413 /* Amalgamated TLP info word. */
9414 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_WORD_OFST 4
9415 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_WORD_LEN 4
9416 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_MISC_WTAG_EN_LBN 0
9417 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_MISC_WTAG_EN_WIDTH 1
9418 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_MISC_SPARE_LBN 1
9419 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_MISC_SPARE_WIDTH 31
9420 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_IDO_DL_EN_LBN 0
9421 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_IDO_DL_EN_WIDTH 1
9422 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_IDO_TX_EN_LBN 1
9423 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_IDO_TX_EN_WIDTH 1
9424 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_IDO_EV_EN_LBN 2
9425 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_IDO_EV_EN_WIDTH 1
9426 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_IDO_RX_EN_LBN 3
9427 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_IDO_RX_EN_WIDTH 1
9428 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_IDO_SPARE_LBN 4
9429 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_IDO_SPARE_WIDTH 28
9430 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_RO_RXDMA_EN_LBN 0
9431 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_RO_RXDMA_EN_WIDTH 1
9432 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_RO_TXDMA_EN_LBN 1
9433 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_RO_TXDMA_EN_WIDTH 1
9434 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_RO_DL_EN_LBN 2
9435 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_RO_DL_EN_WIDTH 1
9436 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_RO_SPARE_LBN 3
9437 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_RO_SPARE_WIDTH 29
9438 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_TPH_TYPE_MSIX_LBN 0
9439 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_TPH_TYPE_MSIX_WIDTH 2
9440 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_TPH_TYPE_DL_LBN 2
9441 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_TPH_TYPE_DL_WIDTH 2
9442 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_TPH_TYPE_TX_LBN 4
9443 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_TPH_TYPE_TX_WIDTH 2
9444 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_TPH_TYPE_EV_LBN 6
9445 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_TPH_TYPE_EV_WIDTH 2
9446 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_TPH_TYPE_RX_LBN 8
9447 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_TPH_TYPE_RX_WIDTH 2
9448 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_TLP_TYPE_SPARE_LBN 9
9449 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_TLP_TYPE_SPARE_WIDTH 23
9450
9451
9452 /***********************************/
9453 /* MC_CMD_SET_TLP_PROCESSING_GLOBALS
9454  * Set global PCIe steering and transaction processing configuration.
9455  */
9456 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS 0xbd
9457 #undef  MC_CMD_0xbd_PRIVILEGE_CTG
9458
9459 #define MC_CMD_0xbd_PRIVILEGE_CTG SRIOV_CTG_ADMIN
9460
9461 /* MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN msgrequest */
9462 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_LEN 8
9463 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_GLOBAL_CATEGORY_OFST 0
9464 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_GLOBAL_CATEGORY_LEN 4
9465 /*            Enum values, see field(s): */
9466 /*               MC_CMD_GET_TLP_PROCESSING_GLOBALS/MC_CMD_GET_TLP_PROCESSING_GLOBALS_IN/TLP_GLOBAL_CATEGORY */
9467 /* Amalgamated TLP info word. */
9468 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_WORD_OFST 4
9469 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_WORD_LEN 4
9470 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_MISC_WTAG_EN_LBN 0
9471 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_MISC_WTAG_EN_WIDTH 1
9472 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_IDO_DL_EN_LBN 0
9473 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_IDO_DL_EN_WIDTH 1
9474 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_IDO_TX_EN_LBN 1
9475 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_IDO_TX_EN_WIDTH 1
9476 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_IDO_EV_EN_LBN 2
9477 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_IDO_EV_EN_WIDTH 1
9478 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_IDO_RX_EN_LBN 3
9479 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_IDO_RX_EN_WIDTH 1
9480 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_RO_RXDMA_EN_LBN 0
9481 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_RO_RXDMA_EN_WIDTH 1
9482 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_RO_TXDMA_EN_LBN 1
9483 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_RO_TXDMA_EN_WIDTH 1
9484 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_RO_DL_EN_LBN 2
9485 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_RO_DL_EN_WIDTH 1
9486 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_TPH_TYPE_MSIX_LBN 0
9487 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_TPH_TYPE_MSIX_WIDTH 2
9488 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_TPH_TYPE_DL_LBN 2
9489 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_TPH_TYPE_DL_WIDTH 2
9490 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_TPH_TYPE_TX_LBN 4
9491 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_TPH_TYPE_TX_WIDTH 2
9492 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_TPH_TYPE_EV_LBN 6
9493 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_TPH_TYPE_EV_WIDTH 2
9494 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_TPH_TYPE_RX_LBN 8
9495 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_TPH_TYPE_RX_WIDTH 2
9496 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_SPARE_LBN 10
9497 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_SPARE_WIDTH 22
9498
9499 /* MC_CMD_SET_TLP_PROCESSING_GLOBALS_OUT msgresponse */
9500 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_OUT_LEN 0
9501
9502
9503 /***********************************/
9504 /* MC_CMD_SATELLITE_DOWNLOAD
9505  * Download a new set of images to the satellite CPUs from the host.
9506  */
9507 #define MC_CMD_SATELLITE_DOWNLOAD 0x91
9508 #undef  MC_CMD_0x91_PRIVILEGE_CTG
9509
9510 #define MC_CMD_0x91_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
9511
9512 /* MC_CMD_SATELLITE_DOWNLOAD_IN msgrequest: The reset requirements for the CPUs
9513  * are subtle, and so downloads must proceed in a number of phases.
9514  *
9515  * 1) PHASE_RESET with a target of TARGET_ALL and chunk ID/length of 0.
9516  *
9517  * 2) PHASE_IMEMS for each of the IMEM targets (target IDs 0-11). Each download
9518  * may consist of multiple chunks. The final chunk (with CHUNK_ID_LAST) should
9519  * be a checksum (a simple 32-bit sum) of the transferred data. An individual
9520  * download may be aborted using CHUNK_ID_ABORT.
9521  *
9522  * 3) PHASE_VECTORS for each of the vector table targets (target IDs 12-15),
9523  * similar to PHASE_IMEMS.
9524  *
9525  * 4) PHASE_READY with a target of TARGET_ALL and chunk ID/length of 0.
9526  *
9527  * After any error (a requested abort is not considered to be an error) the
9528  * sequence must be restarted from PHASE_RESET.
9529  */
9530 #define MC_CMD_SATELLITE_DOWNLOAD_IN_LENMIN 20
9531 #define MC_CMD_SATELLITE_DOWNLOAD_IN_LENMAX 252
9532 #define MC_CMD_SATELLITE_DOWNLOAD_IN_LEN(num) (16+4*(num))
9533 /* Download phase. (Note: the IDLE phase is used internally and is never valid
9534  * in a command from the host.)
9535  */
9536 #define MC_CMD_SATELLITE_DOWNLOAD_IN_PHASE_OFST 0
9537 #define MC_CMD_SATELLITE_DOWNLOAD_IN_PHASE_LEN 4
9538 #define MC_CMD_SATELLITE_DOWNLOAD_IN_PHASE_IDLE 0x0 /* enum */
9539 #define MC_CMD_SATELLITE_DOWNLOAD_IN_PHASE_RESET 0x1 /* enum */
9540 #define MC_CMD_SATELLITE_DOWNLOAD_IN_PHASE_IMEMS 0x2 /* enum */
9541 #define MC_CMD_SATELLITE_DOWNLOAD_IN_PHASE_VECTORS 0x3 /* enum */
9542 #define MC_CMD_SATELLITE_DOWNLOAD_IN_PHASE_READY 0x4 /* enum */
9543 /* Target for download. (These match the blob numbers defined in
9544  * mc_flash_layout.h.)
9545  */
9546 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_OFST 4
9547 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_LEN 4
9548 /* enum: Valid in phase 2 (PHASE_IMEMS) only */
9549 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_TXDI_TEXT 0x0
9550 /* enum: Valid in phase 2 (PHASE_IMEMS) only */
9551 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_RXDI_TEXT 0x1
9552 /* enum: Valid in phase 2 (PHASE_IMEMS) only */
9553 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_TXDP_TEXT 0x2
9554 /* enum: Valid in phase 2 (PHASE_IMEMS) only */
9555 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_RXDP_TEXT 0x3
9556 /* enum: Valid in phase 2 (PHASE_IMEMS) only */
9557 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_RXHRSL_HR_LUT 0x4
9558 /* enum: Valid in phase 2 (PHASE_IMEMS) only */
9559 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_RXHRSL_HR_LUT_CFG 0x5
9560 /* enum: Valid in phase 2 (PHASE_IMEMS) only */
9561 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_TXHRSL_HR_LUT 0x6
9562 /* enum: Valid in phase 2 (PHASE_IMEMS) only */
9563 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_TXHRSL_HR_LUT_CFG 0x7
9564 /* enum: Valid in phase 2 (PHASE_IMEMS) only */
9565 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_RXHRSL_HR_PGM 0x8
9566 /* enum: Valid in phase 2 (PHASE_IMEMS) only */
9567 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_RXHRSL_SL_PGM 0x9
9568 /* enum: Valid in phase 2 (PHASE_IMEMS) only */
9569 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_TXHRSL_HR_PGM 0xa
9570 /* enum: Valid in phase 2 (PHASE_IMEMS) only */
9571 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_TXHRSL_SL_PGM 0xb
9572 /* enum: Valid in phase 3 (PHASE_VECTORS) only */
9573 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_RXDI_VTBL0 0xc
9574 /* enum: Valid in phase 3 (PHASE_VECTORS) only */
9575 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_TXDI_VTBL0 0xd
9576 /* enum: Valid in phase 3 (PHASE_VECTORS) only */
9577 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_RXDI_VTBL1 0xe
9578 /* enum: Valid in phase 3 (PHASE_VECTORS) only */
9579 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_TXDI_VTBL1 0xf
9580 /* enum: Valid in phases 1 (PHASE_RESET) and 4 (PHASE_READY) only */
9581 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_ALL 0xffffffff
9582 /* Chunk ID, or CHUNK_ID_LAST or CHUNK_ID_ABORT */
9583 #define MC_CMD_SATELLITE_DOWNLOAD_IN_CHUNK_ID_OFST 8
9584 #define MC_CMD_SATELLITE_DOWNLOAD_IN_CHUNK_ID_LEN 4
9585 /* enum: Last chunk, containing checksum rather than data */
9586 #define MC_CMD_SATELLITE_DOWNLOAD_IN_CHUNK_ID_LAST 0xffffffff
9587 /* enum: Abort download of this item */
9588 #define MC_CMD_SATELLITE_DOWNLOAD_IN_CHUNK_ID_ABORT 0xfffffffe
9589 /* Length of this chunk in bytes */
9590 #define MC_CMD_SATELLITE_DOWNLOAD_IN_CHUNK_LEN_OFST 12
9591 #define MC_CMD_SATELLITE_DOWNLOAD_IN_CHUNK_LEN_LEN 4
9592 /* Data for this chunk */
9593 #define MC_CMD_SATELLITE_DOWNLOAD_IN_CHUNK_DATA_OFST 16
9594 #define MC_CMD_SATELLITE_DOWNLOAD_IN_CHUNK_DATA_LEN 4
9595 #define MC_CMD_SATELLITE_DOWNLOAD_IN_CHUNK_DATA_MINNUM 1
9596 #define MC_CMD_SATELLITE_DOWNLOAD_IN_CHUNK_DATA_MAXNUM 59
9597
9598 /* MC_CMD_SATELLITE_DOWNLOAD_OUT msgresponse */
9599 #define MC_CMD_SATELLITE_DOWNLOAD_OUT_LEN 8
9600 /* Same as MC_CMD_ERR field, but included as 0 in success cases */
9601 #define MC_CMD_SATELLITE_DOWNLOAD_OUT_RESULT_OFST 0
9602 #define MC_CMD_SATELLITE_DOWNLOAD_OUT_RESULT_LEN 4
9603 /* Extra status information */
9604 #define MC_CMD_SATELLITE_DOWNLOAD_OUT_INFO_OFST 4
9605 #define MC_CMD_SATELLITE_DOWNLOAD_OUT_INFO_LEN 4
9606 /* enum: Code download OK, completed. */
9607 #define MC_CMD_SATELLITE_DOWNLOAD_OUT_OK_COMPLETE 0x0
9608 /* enum: Code download aborted as requested. */
9609 #define MC_CMD_SATELLITE_DOWNLOAD_OUT_OK_ABORTED 0x1
9610 /* enum: Code download OK so far, send next chunk. */
9611 #define MC_CMD_SATELLITE_DOWNLOAD_OUT_OK_NEXT_CHUNK 0x2
9612 /* enum: Download phases out of sequence */
9613 #define MC_CMD_SATELLITE_DOWNLOAD_OUT_ERR_BAD_PHASE 0x100
9614 /* enum: Bad target for this phase */
9615 #define MC_CMD_SATELLITE_DOWNLOAD_OUT_ERR_BAD_TARGET 0x101
9616 /* enum: Chunk ID out of sequence */
9617 #define MC_CMD_SATELLITE_DOWNLOAD_OUT_ERR_BAD_CHUNK_ID 0x200
9618 /* enum: Chunk length zero or too large */
9619 #define MC_CMD_SATELLITE_DOWNLOAD_OUT_ERR_BAD_CHUNK_LEN 0x201
9620 /* enum: Checksum was incorrect */
9621 #define MC_CMD_SATELLITE_DOWNLOAD_OUT_ERR_BAD_CHECKSUM 0x300
9622
9623
9624 /***********************************/
9625 /* MC_CMD_GET_CAPABILITIES
9626  * Get device capabilities.
9627  *
9628  * This is supplementary to the MC_CMD_GET_BOARD_CFG command, and intended to
9629  * reference inherent device capabilities as opposed to current NVRAM config.
9630  */
9631 #define MC_CMD_GET_CAPABILITIES 0xbe
9632 #undef  MC_CMD_0xbe_PRIVILEGE_CTG
9633
9634 #define MC_CMD_0xbe_PRIVILEGE_CTG SRIOV_CTG_GENERAL
9635
9636 /* MC_CMD_GET_CAPABILITIES_IN msgrequest */
9637 #define MC_CMD_GET_CAPABILITIES_IN_LEN 0
9638
9639 /* MC_CMD_GET_CAPABILITIES_OUT msgresponse */
9640 #define MC_CMD_GET_CAPABILITIES_OUT_LEN 20
9641 /* First word of flags. */
9642 #define MC_CMD_GET_CAPABILITIES_OUT_FLAGS1_OFST 0
9643 #define MC_CMD_GET_CAPABILITIES_OUT_FLAGS1_LEN 4
9644 #define MC_CMD_GET_CAPABILITIES_OUT_VPORT_RECONFIGURE_LBN 3
9645 #define MC_CMD_GET_CAPABILITIES_OUT_VPORT_RECONFIGURE_WIDTH 1
9646 #define MC_CMD_GET_CAPABILITIES_OUT_TX_STRIPING_LBN 4
9647 #define MC_CMD_GET_CAPABILITIES_OUT_TX_STRIPING_WIDTH 1
9648 #define MC_CMD_GET_CAPABILITIES_OUT_VADAPTOR_QUERY_LBN 5
9649 #define MC_CMD_GET_CAPABILITIES_OUT_VADAPTOR_QUERY_WIDTH 1
9650 #define MC_CMD_GET_CAPABILITIES_OUT_EVB_PORT_VLAN_RESTRICT_LBN 6
9651 #define MC_CMD_GET_CAPABILITIES_OUT_EVB_PORT_VLAN_RESTRICT_WIDTH 1
9652 #define MC_CMD_GET_CAPABILITIES_OUT_DRV_ATTACH_PREBOOT_LBN 7
9653 #define MC_CMD_GET_CAPABILITIES_OUT_DRV_ATTACH_PREBOOT_WIDTH 1
9654 #define MC_CMD_GET_CAPABILITIES_OUT_RX_FORCE_EVENT_MERGING_LBN 8
9655 #define MC_CMD_GET_CAPABILITIES_OUT_RX_FORCE_EVENT_MERGING_WIDTH 1
9656 #define MC_CMD_GET_CAPABILITIES_OUT_SET_MAC_ENHANCED_LBN 9
9657 #define MC_CMD_GET_CAPABILITIES_OUT_SET_MAC_ENHANCED_WIDTH 1
9658 #define MC_CMD_GET_CAPABILITIES_OUT_UNKNOWN_UCAST_DST_FILTER_ALWAYS_MULTI_RECIPIENT_LBN 10
9659 #define MC_CMD_GET_CAPABILITIES_OUT_UNKNOWN_UCAST_DST_FILTER_ALWAYS_MULTI_RECIPIENT_WIDTH 1
9660 #define MC_CMD_GET_CAPABILITIES_OUT_VADAPTOR_PERMIT_SET_MAC_WHEN_FILTERS_INSTALLED_LBN 11
9661 #define MC_CMD_GET_CAPABILITIES_OUT_VADAPTOR_PERMIT_SET_MAC_WHEN_FILTERS_INSTALLED_WIDTH 1
9662 #define MC_CMD_GET_CAPABILITIES_OUT_TX_MAC_SECURITY_FILTERING_LBN 12
9663 #define MC_CMD_GET_CAPABILITIES_OUT_TX_MAC_SECURITY_FILTERING_WIDTH 1
9664 #define MC_CMD_GET_CAPABILITIES_OUT_ADDITIONAL_RSS_MODES_LBN 13
9665 #define MC_CMD_GET_CAPABILITIES_OUT_ADDITIONAL_RSS_MODES_WIDTH 1
9666 #define MC_CMD_GET_CAPABILITIES_OUT_QBB_LBN 14
9667 #define MC_CMD_GET_CAPABILITIES_OUT_QBB_WIDTH 1
9668 #define MC_CMD_GET_CAPABILITIES_OUT_RX_PACKED_STREAM_VAR_BUFFERS_LBN 15
9669 #define MC_CMD_GET_CAPABILITIES_OUT_RX_PACKED_STREAM_VAR_BUFFERS_WIDTH 1
9670 #define MC_CMD_GET_CAPABILITIES_OUT_RX_RSS_LIMITED_LBN 16
9671 #define MC_CMD_GET_CAPABILITIES_OUT_RX_RSS_LIMITED_WIDTH 1
9672 #define MC_CMD_GET_CAPABILITIES_OUT_RX_PACKED_STREAM_LBN 17
9673 #define MC_CMD_GET_CAPABILITIES_OUT_RX_PACKED_STREAM_WIDTH 1
9674 #define MC_CMD_GET_CAPABILITIES_OUT_RX_INCLUDE_FCS_LBN 18
9675 #define MC_CMD_GET_CAPABILITIES_OUT_RX_INCLUDE_FCS_WIDTH 1
9676 #define MC_CMD_GET_CAPABILITIES_OUT_TX_VLAN_INSERTION_LBN 19
9677 #define MC_CMD_GET_CAPABILITIES_OUT_TX_VLAN_INSERTION_WIDTH 1
9678 #define MC_CMD_GET_CAPABILITIES_OUT_RX_VLAN_STRIPPING_LBN 20
9679 #define MC_CMD_GET_CAPABILITIES_OUT_RX_VLAN_STRIPPING_WIDTH 1
9680 #define MC_CMD_GET_CAPABILITIES_OUT_TX_TSO_LBN 21
9681 #define MC_CMD_GET_CAPABILITIES_OUT_TX_TSO_WIDTH 1
9682 #define MC_CMD_GET_CAPABILITIES_OUT_RX_PREFIX_LEN_0_LBN 22
9683 #define MC_CMD_GET_CAPABILITIES_OUT_RX_PREFIX_LEN_0_WIDTH 1
9684 #define MC_CMD_GET_CAPABILITIES_OUT_RX_PREFIX_LEN_14_LBN 23
9685 #define MC_CMD_GET_CAPABILITIES_OUT_RX_PREFIX_LEN_14_WIDTH 1
9686 #define MC_CMD_GET_CAPABILITIES_OUT_RX_TIMESTAMP_LBN 24
9687 #define MC_CMD_GET_CAPABILITIES_OUT_RX_TIMESTAMP_WIDTH 1
9688 #define MC_CMD_GET_CAPABILITIES_OUT_RX_BATCHING_LBN 25
9689 #define MC_CMD_GET_CAPABILITIES_OUT_RX_BATCHING_WIDTH 1
9690 #define MC_CMD_GET_CAPABILITIES_OUT_MCAST_FILTER_CHAINING_LBN 26
9691 #define MC_CMD_GET_CAPABILITIES_OUT_MCAST_FILTER_CHAINING_WIDTH 1
9692 #define MC_CMD_GET_CAPABILITIES_OUT_PM_AND_RXDP_COUNTERS_LBN 27
9693 #define MC_CMD_GET_CAPABILITIES_OUT_PM_AND_RXDP_COUNTERS_WIDTH 1
9694 #define MC_CMD_GET_CAPABILITIES_OUT_RX_DISABLE_SCATTER_LBN 28
9695 #define MC_CMD_GET_CAPABILITIES_OUT_RX_DISABLE_SCATTER_WIDTH 1
9696 #define MC_CMD_GET_CAPABILITIES_OUT_TX_MCAST_UDP_LOOPBACK_LBN 29
9697 #define MC_CMD_GET_CAPABILITIES_OUT_TX_MCAST_UDP_LOOPBACK_WIDTH 1
9698 #define MC_CMD_GET_CAPABILITIES_OUT_EVB_LBN 30
9699 #define MC_CMD_GET_CAPABILITIES_OUT_EVB_WIDTH 1
9700 #define MC_CMD_GET_CAPABILITIES_OUT_VXLAN_NVGRE_LBN 31
9701 #define MC_CMD_GET_CAPABILITIES_OUT_VXLAN_NVGRE_WIDTH 1
9702 /* RxDPCPU firmware id. */
9703 #define MC_CMD_GET_CAPABILITIES_OUT_RX_DPCPU_FW_ID_OFST 4
9704 #define MC_CMD_GET_CAPABILITIES_OUT_RX_DPCPU_FW_ID_LEN 2
9705 /* enum: Standard RXDP firmware */
9706 #define MC_CMD_GET_CAPABILITIES_OUT_RXDP 0x0
9707 /* enum: Low latency RXDP firmware */
9708 #define MC_CMD_GET_CAPABILITIES_OUT_RXDP_LOW_LATENCY 0x1
9709 /* enum: Packed stream RXDP firmware */
9710 #define MC_CMD_GET_CAPABILITIES_OUT_RXDP_PACKED_STREAM 0x2
9711 /* enum: Rules engine RXDP firmware */
9712 #define MC_CMD_GET_CAPABILITIES_OUT_RXDP_RULES_ENGINE 0x5
9713 /* enum: DPDK RXDP firmware */
9714 #define MC_CMD_GET_CAPABILITIES_OUT_RXDP_DPDK 0x6
9715 /* enum: BIST RXDP firmware */
9716 #define MC_CMD_GET_CAPABILITIES_OUT_RXDP_BIST 0x10a
9717 /* enum: RXDP Test firmware image 1 */
9718 #define MC_CMD_GET_CAPABILITIES_OUT_RXDP_TEST_FW_TO_MC_CUT_THROUGH 0x101
9719 /* enum: RXDP Test firmware image 2 */
9720 #define MC_CMD_GET_CAPABILITIES_OUT_RXDP_TEST_FW_TO_MC_STORE_FORWARD 0x102
9721 /* enum: RXDP Test firmware image 3 */
9722 #define MC_CMD_GET_CAPABILITIES_OUT_RXDP_TEST_FW_TO_MC_STORE_FORWARD_FIRST 0x103
9723 /* enum: RXDP Test firmware image 4 */
9724 #define MC_CMD_GET_CAPABILITIES_OUT_RXDP_TEST_EVERY_EVENT_BATCHABLE 0x104
9725 /* enum: RXDP Test firmware image 5 */
9726 #define MC_CMD_GET_CAPABILITIES_OUT_RXDP_TEST_BACKPRESSURE 0x105
9727 /* enum: RXDP Test firmware image 6 */
9728 #define MC_CMD_GET_CAPABILITIES_OUT_RXDP_TEST_FW_PACKET_EDITS 0x106
9729 /* enum: RXDP Test firmware image 7 */
9730 #define MC_CMD_GET_CAPABILITIES_OUT_RXDP_TEST_FW_RX_HDR_SPLIT 0x107
9731 /* enum: RXDP Test firmware image 8 */
9732 #define MC_CMD_GET_CAPABILITIES_OUT_RXDP_TEST_FW_DISABLE_DL 0x108
9733 /* enum: RXDP Test firmware image 9 */
9734 #define MC_CMD_GET_CAPABILITIES_OUT_RXDP_TEST_FW_DOORBELL_DELAY 0x10b
9735 /* enum: RXDP Test firmware image 10 */
9736 #define MC_CMD_GET_CAPABILITIES_OUT_RXDP_TEST_FW_SLOW 0x10c
9737 /* TxDPCPU firmware id. */
9738 #define MC_CMD_GET_CAPABILITIES_OUT_TX_DPCPU_FW_ID_OFST 6
9739 #define MC_CMD_GET_CAPABILITIES_OUT_TX_DPCPU_FW_ID_LEN 2
9740 /* enum: Standard TXDP firmware */
9741 #define MC_CMD_GET_CAPABILITIES_OUT_TXDP 0x0
9742 /* enum: Low latency TXDP firmware */
9743 #define MC_CMD_GET_CAPABILITIES_OUT_TXDP_LOW_LATENCY 0x1
9744 /* enum: High packet rate TXDP firmware */
9745 #define MC_CMD_GET_CAPABILITIES_OUT_TXDP_HIGH_PACKET_RATE 0x3
9746 /* enum: Rules engine TXDP firmware */
9747 #define MC_CMD_GET_CAPABILITIES_OUT_TXDP_RULES_ENGINE 0x5
9748 /* enum: DPDK TXDP firmware */
9749 #define MC_CMD_GET_CAPABILITIES_OUT_TXDP_DPDK 0x6
9750 /* enum: BIST TXDP firmware */
9751 #define MC_CMD_GET_CAPABILITIES_OUT_TXDP_BIST 0x12d
9752 /* enum: TXDP Test firmware image 1 */
9753 #define MC_CMD_GET_CAPABILITIES_OUT_TXDP_TEST_FW_TSO_EDIT 0x101
9754 /* enum: TXDP Test firmware image 2 */
9755 #define MC_CMD_GET_CAPABILITIES_OUT_TXDP_TEST_FW_PACKET_EDITS 0x102
9756 /* enum: TXDP CSR bus test firmware */
9757 #define MC_CMD_GET_CAPABILITIES_OUT_TXDP_TEST_FW_CSR 0x103
9758 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_VERSION_OFST 8
9759 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_VERSION_LEN 2
9760 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_VERSION_REV_LBN 0
9761 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_VERSION_REV_WIDTH 12
9762 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_VERSION_TYPE_LBN 12
9763 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_VERSION_TYPE_WIDTH 4
9764 /* enum: reserved value - do not use (may indicate alternative interpretation
9765  * of REV field in future)
9766  */
9767 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_TYPE_RESERVED 0x0
9768 /* enum: Trivial RX PD firmware for early Huntington development (Huntington
9769  * development only)
9770  */
9771 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_TYPE_FIRST_PKT 0x1
9772 /* enum: RX PD firmware with approximately Siena-compatible behaviour
9773  * (Huntington development only)
9774  */
9775 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_TYPE_SIENA_COMPAT 0x2
9776 /* enum: Full featured RX PD production firmware */
9777 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_TYPE_FULL_FEATURED 0x3
9778 /* enum: (deprecated original name for the FULL_FEATURED variant) */
9779 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_TYPE_VSWITCH 0x3
9780 /* enum: siena_compat variant RX PD firmware using PM rather than MAC
9781  * (Huntington development only)
9782  */
9783 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_TYPE_SIENA_COMPAT_PM 0x4
9784 /* enum: Low latency RX PD production firmware */
9785 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_TYPE_LOW_LATENCY 0x5
9786 /* enum: Packed stream RX PD production firmware */
9787 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_TYPE_PACKED_STREAM 0x6
9788 /* enum: RX PD firmware handling layer 2 only for high packet rate performance
9789  * tests (Medford development only)
9790  */
9791 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_TYPE_LAYER2_PERF 0x7
9792 /* enum: Rules engine RX PD production firmware */
9793 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_TYPE_RULES_ENGINE 0x8
9794 /* enum: Custom firmware variant (see SF-119495-PD and bug69716) */
9795 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_TYPE_L3XUDP 0x9
9796 /* enum: DPDK RX PD production firmware */
9797 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_TYPE_DPDK 0xa
9798 /* enum: RX PD firmware for GUE parsing prototype (Medford development only) */
9799 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_TYPE_TESTFW_GUE_PROTOTYPE 0xe
9800 /* enum: RX PD firmware parsing but not filtering network overlay tunnel
9801  * encapsulations (Medford development only)
9802  */
9803 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_TYPE_TESTFW_ENCAP_PARSING_ONLY 0xf
9804 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_VERSION_OFST 10
9805 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_VERSION_LEN 2
9806 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_VERSION_REV_LBN 0
9807 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_VERSION_REV_WIDTH 12
9808 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_VERSION_TYPE_LBN 12
9809 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_VERSION_TYPE_WIDTH 4
9810 /* enum: reserved value - do not use (may indicate alternative interpretation
9811  * of REV field in future)
9812  */
9813 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_TYPE_RESERVED 0x0
9814 /* enum: Trivial TX PD firmware for early Huntington development (Huntington
9815  * development only)
9816  */
9817 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_TYPE_FIRST_PKT 0x1
9818 /* enum: TX PD firmware with approximately Siena-compatible behaviour
9819  * (Huntington development only)
9820  */
9821 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_TYPE_SIENA_COMPAT 0x2
9822 /* enum: Full featured TX PD production firmware */
9823 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_TYPE_FULL_FEATURED 0x3
9824 /* enum: (deprecated original name for the FULL_FEATURED variant) */
9825 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_TYPE_VSWITCH 0x3
9826 /* enum: siena_compat variant TX PD firmware using PM rather than MAC
9827  * (Huntington development only)
9828  */
9829 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_TYPE_SIENA_COMPAT_PM 0x4
9830 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_TYPE_LOW_LATENCY 0x5 /* enum */
9831 /* enum: TX PD firmware handling layer 2 only for high packet rate performance
9832  * tests (Medford development only)
9833  */
9834 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_TYPE_LAYER2_PERF 0x7
9835 /* enum: Rules engine TX PD production firmware */
9836 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_TYPE_RULES_ENGINE 0x8
9837 /* enum: Custom firmware variant (see SF-119495-PD and bug69716) */
9838 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_TYPE_L3XUDP 0x9
9839 /* enum: DPDK TX PD production firmware */
9840 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_TYPE_DPDK 0xa
9841 /* enum: RX PD firmware for GUE parsing prototype (Medford development only) */
9842 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_TYPE_TESTFW_GUE_PROTOTYPE 0xe
9843 /* Hardware capabilities of NIC */
9844 #define MC_CMD_GET_CAPABILITIES_OUT_HW_CAPABILITIES_OFST 12
9845 #define MC_CMD_GET_CAPABILITIES_OUT_HW_CAPABILITIES_LEN 4
9846 /* Licensed capabilities */
9847 #define MC_CMD_GET_CAPABILITIES_OUT_LICENSE_CAPABILITIES_OFST 16
9848 #define MC_CMD_GET_CAPABILITIES_OUT_LICENSE_CAPABILITIES_LEN 4
9849
9850 /* MC_CMD_GET_CAPABILITIES_V2_IN msgrequest */
9851 #define MC_CMD_GET_CAPABILITIES_V2_IN_LEN 0
9852
9853 /* MC_CMD_GET_CAPABILITIES_V2_OUT msgresponse */
9854 #define MC_CMD_GET_CAPABILITIES_V2_OUT_LEN 72
9855 /* First word of flags. */
9856 #define MC_CMD_GET_CAPABILITIES_V2_OUT_FLAGS1_OFST 0
9857 #define MC_CMD_GET_CAPABILITIES_V2_OUT_FLAGS1_LEN 4
9858 #define MC_CMD_GET_CAPABILITIES_V2_OUT_VPORT_RECONFIGURE_LBN 3
9859 #define MC_CMD_GET_CAPABILITIES_V2_OUT_VPORT_RECONFIGURE_WIDTH 1
9860 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_STRIPING_LBN 4
9861 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_STRIPING_WIDTH 1
9862 #define MC_CMD_GET_CAPABILITIES_V2_OUT_VADAPTOR_QUERY_LBN 5
9863 #define MC_CMD_GET_CAPABILITIES_V2_OUT_VADAPTOR_QUERY_WIDTH 1
9864 #define MC_CMD_GET_CAPABILITIES_V2_OUT_EVB_PORT_VLAN_RESTRICT_LBN 6
9865 #define MC_CMD_GET_CAPABILITIES_V2_OUT_EVB_PORT_VLAN_RESTRICT_WIDTH 1
9866 #define MC_CMD_GET_CAPABILITIES_V2_OUT_DRV_ATTACH_PREBOOT_LBN 7
9867 #define MC_CMD_GET_CAPABILITIES_V2_OUT_DRV_ATTACH_PREBOOT_WIDTH 1
9868 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_FORCE_EVENT_MERGING_LBN 8
9869 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_FORCE_EVENT_MERGING_WIDTH 1
9870 #define MC_CMD_GET_CAPABILITIES_V2_OUT_SET_MAC_ENHANCED_LBN 9
9871 #define MC_CMD_GET_CAPABILITIES_V2_OUT_SET_MAC_ENHANCED_WIDTH 1
9872 #define MC_CMD_GET_CAPABILITIES_V2_OUT_UNKNOWN_UCAST_DST_FILTER_ALWAYS_MULTI_RECIPIENT_LBN 10
9873 #define MC_CMD_GET_CAPABILITIES_V2_OUT_UNKNOWN_UCAST_DST_FILTER_ALWAYS_MULTI_RECIPIENT_WIDTH 1
9874 #define MC_CMD_GET_CAPABILITIES_V2_OUT_VADAPTOR_PERMIT_SET_MAC_WHEN_FILTERS_INSTALLED_LBN 11
9875 #define MC_CMD_GET_CAPABILITIES_V2_OUT_VADAPTOR_PERMIT_SET_MAC_WHEN_FILTERS_INSTALLED_WIDTH 1
9876 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_MAC_SECURITY_FILTERING_LBN 12
9877 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_MAC_SECURITY_FILTERING_WIDTH 1
9878 #define MC_CMD_GET_CAPABILITIES_V2_OUT_ADDITIONAL_RSS_MODES_LBN 13
9879 #define MC_CMD_GET_CAPABILITIES_V2_OUT_ADDITIONAL_RSS_MODES_WIDTH 1
9880 #define MC_CMD_GET_CAPABILITIES_V2_OUT_QBB_LBN 14
9881 #define MC_CMD_GET_CAPABILITIES_V2_OUT_QBB_WIDTH 1
9882 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_PACKED_STREAM_VAR_BUFFERS_LBN 15
9883 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_PACKED_STREAM_VAR_BUFFERS_WIDTH 1
9884 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_RSS_LIMITED_LBN 16
9885 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_RSS_LIMITED_WIDTH 1
9886 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_PACKED_STREAM_LBN 17
9887 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_PACKED_STREAM_WIDTH 1
9888 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_INCLUDE_FCS_LBN 18
9889 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_INCLUDE_FCS_WIDTH 1
9890 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_VLAN_INSERTION_LBN 19
9891 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_VLAN_INSERTION_WIDTH 1
9892 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_VLAN_STRIPPING_LBN 20
9893 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_VLAN_STRIPPING_WIDTH 1
9894 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_TSO_LBN 21
9895 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_TSO_WIDTH 1
9896 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_PREFIX_LEN_0_LBN 22
9897 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_PREFIX_LEN_0_WIDTH 1
9898 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_PREFIX_LEN_14_LBN 23
9899 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_PREFIX_LEN_14_WIDTH 1
9900 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_TIMESTAMP_LBN 24
9901 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_TIMESTAMP_WIDTH 1
9902 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_BATCHING_LBN 25
9903 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_BATCHING_WIDTH 1
9904 #define MC_CMD_GET_CAPABILITIES_V2_OUT_MCAST_FILTER_CHAINING_LBN 26
9905 #define MC_CMD_GET_CAPABILITIES_V2_OUT_MCAST_FILTER_CHAINING_WIDTH 1
9906 #define MC_CMD_GET_CAPABILITIES_V2_OUT_PM_AND_RXDP_COUNTERS_LBN 27
9907 #define MC_CMD_GET_CAPABILITIES_V2_OUT_PM_AND_RXDP_COUNTERS_WIDTH 1
9908 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_DISABLE_SCATTER_LBN 28
9909 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_DISABLE_SCATTER_WIDTH 1
9910 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_MCAST_UDP_LOOPBACK_LBN 29
9911 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_MCAST_UDP_LOOPBACK_WIDTH 1
9912 #define MC_CMD_GET_CAPABILITIES_V2_OUT_EVB_LBN 30
9913 #define MC_CMD_GET_CAPABILITIES_V2_OUT_EVB_WIDTH 1
9914 #define MC_CMD_GET_CAPABILITIES_V2_OUT_VXLAN_NVGRE_LBN 31
9915 #define MC_CMD_GET_CAPABILITIES_V2_OUT_VXLAN_NVGRE_WIDTH 1
9916 /* RxDPCPU firmware id. */
9917 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_DPCPU_FW_ID_OFST 4
9918 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_DPCPU_FW_ID_LEN 2
9919 /* enum: Standard RXDP firmware */
9920 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXDP 0x0
9921 /* enum: Low latency RXDP firmware */
9922 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXDP_LOW_LATENCY 0x1
9923 /* enum: Packed stream RXDP firmware */
9924 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXDP_PACKED_STREAM 0x2
9925 /* enum: Rules engine RXDP firmware */
9926 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXDP_RULES_ENGINE 0x5
9927 /* enum: DPDK RXDP firmware */
9928 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXDP_DPDK 0x6
9929 /* enum: BIST RXDP firmware */
9930 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXDP_BIST 0x10a
9931 /* enum: RXDP Test firmware image 1 */
9932 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXDP_TEST_FW_TO_MC_CUT_THROUGH 0x101
9933 /* enum: RXDP Test firmware image 2 */
9934 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXDP_TEST_FW_TO_MC_STORE_FORWARD 0x102
9935 /* enum: RXDP Test firmware image 3 */
9936 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXDP_TEST_FW_TO_MC_STORE_FORWARD_FIRST 0x103
9937 /* enum: RXDP Test firmware image 4 */
9938 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXDP_TEST_EVERY_EVENT_BATCHABLE 0x104
9939 /* enum: RXDP Test firmware image 5 */
9940 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXDP_TEST_BACKPRESSURE 0x105
9941 /* enum: RXDP Test firmware image 6 */
9942 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXDP_TEST_FW_PACKET_EDITS 0x106
9943 /* enum: RXDP Test firmware image 7 */
9944 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXDP_TEST_FW_RX_HDR_SPLIT 0x107
9945 /* enum: RXDP Test firmware image 8 */
9946 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXDP_TEST_FW_DISABLE_DL 0x108
9947 /* enum: RXDP Test firmware image 9 */
9948 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXDP_TEST_FW_DOORBELL_DELAY 0x10b
9949 /* enum: RXDP Test firmware image 10 */
9950 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXDP_TEST_FW_SLOW 0x10c
9951 /* TxDPCPU firmware id. */
9952 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_DPCPU_FW_ID_OFST 6
9953 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_DPCPU_FW_ID_LEN 2
9954 /* enum: Standard TXDP firmware */
9955 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXDP 0x0
9956 /* enum: Low latency TXDP firmware */
9957 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXDP_LOW_LATENCY 0x1
9958 /* enum: High packet rate TXDP firmware */
9959 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXDP_HIGH_PACKET_RATE 0x3
9960 /* enum: Rules engine TXDP firmware */
9961 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXDP_RULES_ENGINE 0x5
9962 /* enum: DPDK TXDP firmware */
9963 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXDP_DPDK 0x6
9964 /* enum: BIST TXDP firmware */
9965 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXDP_BIST 0x12d
9966 /* enum: TXDP Test firmware image 1 */
9967 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXDP_TEST_FW_TSO_EDIT 0x101
9968 /* enum: TXDP Test firmware image 2 */
9969 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXDP_TEST_FW_PACKET_EDITS 0x102
9970 /* enum: TXDP CSR bus test firmware */
9971 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXDP_TEST_FW_CSR 0x103
9972 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_VERSION_OFST 8
9973 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_VERSION_LEN 2
9974 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_VERSION_REV_LBN 0
9975 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_VERSION_REV_WIDTH 12
9976 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_VERSION_TYPE_LBN 12
9977 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_VERSION_TYPE_WIDTH 4
9978 /* enum: reserved value - do not use (may indicate alternative interpretation
9979  * of REV field in future)
9980  */
9981 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_TYPE_RESERVED 0x0
9982 /* enum: Trivial RX PD firmware for early Huntington development (Huntington
9983  * development only)
9984  */
9985 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_TYPE_FIRST_PKT 0x1
9986 /* enum: RX PD firmware with approximately Siena-compatible behaviour
9987  * (Huntington development only)
9988  */
9989 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_TYPE_SIENA_COMPAT 0x2
9990 /* enum: Full featured RX PD production firmware */
9991 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_TYPE_FULL_FEATURED 0x3
9992 /* enum: (deprecated original name for the FULL_FEATURED variant) */
9993 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_TYPE_VSWITCH 0x3
9994 /* enum: siena_compat variant RX PD firmware using PM rather than MAC
9995  * (Huntington development only)
9996  */
9997 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_TYPE_SIENA_COMPAT_PM 0x4
9998 /* enum: Low latency RX PD production firmware */
9999 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_TYPE_LOW_LATENCY 0x5
10000 /* enum: Packed stream RX PD production firmware */
10001 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_TYPE_PACKED_STREAM 0x6
10002 /* enum: RX PD firmware handling layer 2 only for high packet rate performance
10003  * tests (Medford development only)
10004  */
10005 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_TYPE_LAYER2_PERF 0x7
10006 /* enum: Rules engine RX PD production firmware */
10007 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_TYPE_RULES_ENGINE 0x8
10008 /* enum: Custom firmware variant (see SF-119495-PD and bug69716) */
10009 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_TYPE_L3XUDP 0x9
10010 /* enum: DPDK RX PD production firmware */
10011 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_TYPE_DPDK 0xa
10012 /* enum: RX PD firmware for GUE parsing prototype (Medford development only) */
10013 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_TYPE_TESTFW_GUE_PROTOTYPE 0xe
10014 /* enum: RX PD firmware parsing but not filtering network overlay tunnel
10015  * encapsulations (Medford development only)
10016  */
10017 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_TYPE_TESTFW_ENCAP_PARSING_ONLY 0xf
10018 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_VERSION_OFST 10
10019 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_VERSION_LEN 2
10020 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_VERSION_REV_LBN 0
10021 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_VERSION_REV_WIDTH 12
10022 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_VERSION_TYPE_LBN 12
10023 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_VERSION_TYPE_WIDTH 4
10024 /* enum: reserved value - do not use (may indicate alternative interpretation
10025  * of REV field in future)
10026  */
10027 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_TYPE_RESERVED 0x0
10028 /* enum: Trivial TX PD firmware for early Huntington development (Huntington
10029  * development only)
10030  */
10031 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_TYPE_FIRST_PKT 0x1
10032 /* enum: TX PD firmware with approximately Siena-compatible behaviour
10033  * (Huntington development only)
10034  */
10035 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_TYPE_SIENA_COMPAT 0x2
10036 /* enum: Full featured TX PD production firmware */
10037 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_TYPE_FULL_FEATURED 0x3
10038 /* enum: (deprecated original name for the FULL_FEATURED variant) */
10039 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_TYPE_VSWITCH 0x3
10040 /* enum: siena_compat variant TX PD firmware using PM rather than MAC
10041  * (Huntington development only)
10042  */
10043 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_TYPE_SIENA_COMPAT_PM 0x4
10044 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_TYPE_LOW_LATENCY 0x5 /* enum */
10045 /* enum: TX PD firmware handling layer 2 only for high packet rate performance
10046  * tests (Medford development only)
10047  */
10048 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_TYPE_LAYER2_PERF 0x7
10049 /* enum: Rules engine TX PD production firmware */
10050 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_TYPE_RULES_ENGINE 0x8
10051 /* enum: Custom firmware variant (see SF-119495-PD and bug69716) */
10052 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_TYPE_L3XUDP 0x9
10053 /* enum: DPDK TX PD production firmware */
10054 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_TYPE_DPDK 0xa
10055 /* enum: RX PD firmware for GUE parsing prototype (Medford development only) */
10056 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_TYPE_TESTFW_GUE_PROTOTYPE 0xe
10057 /* Hardware capabilities of NIC */
10058 #define MC_CMD_GET_CAPABILITIES_V2_OUT_HW_CAPABILITIES_OFST 12
10059 #define MC_CMD_GET_CAPABILITIES_V2_OUT_HW_CAPABILITIES_LEN 4
10060 /* Licensed capabilities */
10061 #define MC_CMD_GET_CAPABILITIES_V2_OUT_LICENSE_CAPABILITIES_OFST 16
10062 #define MC_CMD_GET_CAPABILITIES_V2_OUT_LICENSE_CAPABILITIES_LEN 4
10063 /* Second word of flags. Not present on older firmware (check the length). */
10064 #define MC_CMD_GET_CAPABILITIES_V2_OUT_FLAGS2_OFST 20
10065 #define MC_CMD_GET_CAPABILITIES_V2_OUT_FLAGS2_LEN 4
10066 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_TSO_V2_LBN 0
10067 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_TSO_V2_WIDTH 1
10068 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_TSO_V2_ENCAP_LBN 1
10069 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_TSO_V2_ENCAP_WIDTH 1
10070 #define MC_CMD_GET_CAPABILITIES_V2_OUT_EVQ_TIMER_CTRL_LBN 2
10071 #define MC_CMD_GET_CAPABILITIES_V2_OUT_EVQ_TIMER_CTRL_WIDTH 1
10072 #define MC_CMD_GET_CAPABILITIES_V2_OUT_EVENT_CUT_THROUGH_LBN 3
10073 #define MC_CMD_GET_CAPABILITIES_V2_OUT_EVENT_CUT_THROUGH_WIDTH 1
10074 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_CUT_THROUGH_LBN 4
10075 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_CUT_THROUGH_WIDTH 1
10076 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_VFIFO_ULL_MODE_LBN 5
10077 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_VFIFO_ULL_MODE_WIDTH 1
10078 #define MC_CMD_GET_CAPABILITIES_V2_OUT_MAC_STATS_40G_TX_SIZE_BINS_LBN 6
10079 #define MC_CMD_GET_CAPABILITIES_V2_OUT_MAC_STATS_40G_TX_SIZE_BINS_WIDTH 1
10080 #define MC_CMD_GET_CAPABILITIES_V2_OUT_INIT_EVQ_V2_LBN 7
10081 #define MC_CMD_GET_CAPABILITIES_V2_OUT_INIT_EVQ_V2_WIDTH 1
10082 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_MAC_TIMESTAMPING_LBN 8
10083 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_MAC_TIMESTAMPING_WIDTH 1
10084 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_TIMESTAMP_LBN 9
10085 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_TIMESTAMP_WIDTH 1
10086 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_SNIFF_LBN 10
10087 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_SNIFF_WIDTH 1
10088 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_SNIFF_LBN 11
10089 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_SNIFF_WIDTH 1
10090 #define MC_CMD_GET_CAPABILITIES_V2_OUT_NVRAM_UPDATE_REPORT_VERIFY_RESULT_LBN 12
10091 #define MC_CMD_GET_CAPABILITIES_V2_OUT_NVRAM_UPDATE_REPORT_VERIFY_RESULT_WIDTH 1
10092 #define MC_CMD_GET_CAPABILITIES_V2_OUT_MCDI_BACKGROUND_LBN 13
10093 #define MC_CMD_GET_CAPABILITIES_V2_OUT_MCDI_BACKGROUND_WIDTH 1
10094 #define MC_CMD_GET_CAPABILITIES_V2_OUT_MCDI_DB_RETURN_LBN 14
10095 #define MC_CMD_GET_CAPABILITIES_V2_OUT_MCDI_DB_RETURN_WIDTH 1
10096 #define MC_CMD_GET_CAPABILITIES_V2_OUT_CTPIO_LBN 15
10097 #define MC_CMD_GET_CAPABILITIES_V2_OUT_CTPIO_WIDTH 1
10098 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TSA_SUPPORT_LBN 16
10099 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TSA_SUPPORT_WIDTH 1
10100 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TSA_BOUND_LBN 17
10101 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TSA_BOUND_WIDTH 1
10102 #define MC_CMD_GET_CAPABILITIES_V2_OUT_SF_ADAPTER_AUTHENTICATION_LBN 18
10103 #define MC_CMD_GET_CAPABILITIES_V2_OUT_SF_ADAPTER_AUTHENTICATION_WIDTH 1
10104 #define MC_CMD_GET_CAPABILITIES_V2_OUT_FILTER_ACTION_FLAG_LBN 19
10105 #define MC_CMD_GET_CAPABILITIES_V2_OUT_FILTER_ACTION_FLAG_WIDTH 1
10106 #define MC_CMD_GET_CAPABILITIES_V2_OUT_FILTER_ACTION_MARK_LBN 20
10107 #define MC_CMD_GET_CAPABILITIES_V2_OUT_FILTER_ACTION_MARK_WIDTH 1
10108 #define MC_CMD_GET_CAPABILITIES_V2_OUT_EQUAL_STRIDE_PACKED_STREAM_LBN 21
10109 #define MC_CMD_GET_CAPABILITIES_V2_OUT_EQUAL_STRIDE_PACKED_STREAM_WIDTH 1
10110 #define MC_CMD_GET_CAPABILITIES_V2_OUT_L3XUDP_SUPPORT_LBN 22
10111 #define MC_CMD_GET_CAPABILITIES_V2_OUT_L3XUDP_SUPPORT_WIDTH 1
10112 #define MC_CMD_GET_CAPABILITIES_V2_OUT_FW_SUBVARIANT_NO_TX_CSUM_LBN 23
10113 #define MC_CMD_GET_CAPABILITIES_V2_OUT_FW_SUBVARIANT_NO_TX_CSUM_WIDTH 1
10114 /* Number of FATSOv2 contexts per datapath supported by this NIC. Not present
10115  * on older firmware (check the length).
10116  */
10117 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_TSO_V2_N_CONTEXTS_OFST 24
10118 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_TSO_V2_N_CONTEXTS_LEN 2
10119 /* One byte per PF containing the number of the external port assigned to this
10120  * PF, indexed by PF number. Special values indicate that a PF is either not
10121  * present or not assigned.
10122  */
10123 #define MC_CMD_GET_CAPABILITIES_V2_OUT_PFS_TO_PORTS_ASSIGNMENT_OFST 26
10124 #define MC_CMD_GET_CAPABILITIES_V2_OUT_PFS_TO_PORTS_ASSIGNMENT_LEN 1
10125 #define MC_CMD_GET_CAPABILITIES_V2_OUT_PFS_TO_PORTS_ASSIGNMENT_NUM 16
10126 /* enum: The caller is not permitted to access information on this PF. */
10127 #define MC_CMD_GET_CAPABILITIES_V2_OUT_ACCESS_NOT_PERMITTED 0xff
10128 /* enum: PF does not exist. */
10129 #define MC_CMD_GET_CAPABILITIES_V2_OUT_PF_NOT_PRESENT 0xfe
10130 /* enum: PF does exist but is not assigned to any external port. */
10131 #define MC_CMD_GET_CAPABILITIES_V2_OUT_PF_NOT_ASSIGNED 0xfd
10132 /* enum: This value indicates that PF is assigned, but it cannot be expressed
10133  * in this field. It is intended for a possible future situation where a more
10134  * complex scheme of PFs to ports mapping is being used. The future driver
10135  * should look for a new field supporting the new scheme. The current/old
10136  * driver should treat this value as PF_NOT_ASSIGNED.
10137  */
10138 #define MC_CMD_GET_CAPABILITIES_V2_OUT_INCOMPATIBLE_ASSIGNMENT 0xfc
10139 /* One byte per PF containing the number of its VFs, indexed by PF number. A
10140  * special value indicates that a PF is not present.
10141  */
10142 #define MC_CMD_GET_CAPABILITIES_V2_OUT_NUM_VFS_PER_PF_OFST 42
10143 #define MC_CMD_GET_CAPABILITIES_V2_OUT_NUM_VFS_PER_PF_LEN 1
10144 #define MC_CMD_GET_CAPABILITIES_V2_OUT_NUM_VFS_PER_PF_NUM 16
10145 /* enum: The caller is not permitted to access information on this PF. */
10146 /*               MC_CMD_GET_CAPABILITIES_V2_OUT_ACCESS_NOT_PERMITTED 0xff */
10147 /* enum: PF does not exist. */
10148 /*               MC_CMD_GET_CAPABILITIES_V2_OUT_PF_NOT_PRESENT 0xfe */
10149 /* Number of VIs available for each external port */
10150 #define MC_CMD_GET_CAPABILITIES_V2_OUT_NUM_VIS_PER_PORT_OFST 58
10151 #define MC_CMD_GET_CAPABILITIES_V2_OUT_NUM_VIS_PER_PORT_LEN 2
10152 #define MC_CMD_GET_CAPABILITIES_V2_OUT_NUM_VIS_PER_PORT_NUM 4
10153 /* Size of RX descriptor cache expressed as binary logarithm The actual size
10154  * equals (2 ^ RX_DESC_CACHE_SIZE)
10155  */
10156 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_DESC_CACHE_SIZE_OFST 66
10157 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_DESC_CACHE_SIZE_LEN 1
10158 /* Size of TX descriptor cache expressed as binary logarithm The actual size
10159  * equals (2 ^ TX_DESC_CACHE_SIZE)
10160  */
10161 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_DESC_CACHE_SIZE_OFST 67
10162 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_DESC_CACHE_SIZE_LEN 1
10163 /* Total number of available PIO buffers */
10164 #define MC_CMD_GET_CAPABILITIES_V2_OUT_NUM_PIO_BUFFS_OFST 68
10165 #define MC_CMD_GET_CAPABILITIES_V2_OUT_NUM_PIO_BUFFS_LEN 2
10166 /* Size of a single PIO buffer */
10167 #define MC_CMD_GET_CAPABILITIES_V2_OUT_SIZE_PIO_BUFF_OFST 70
10168 #define MC_CMD_GET_CAPABILITIES_V2_OUT_SIZE_PIO_BUFF_LEN 2
10169
10170 /* MC_CMD_GET_CAPABILITIES_V3_OUT msgresponse */
10171 #define MC_CMD_GET_CAPABILITIES_V3_OUT_LEN 76
10172 /* First word of flags. */
10173 #define MC_CMD_GET_CAPABILITIES_V3_OUT_FLAGS1_OFST 0
10174 #define MC_CMD_GET_CAPABILITIES_V3_OUT_FLAGS1_LEN 4
10175 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VPORT_RECONFIGURE_LBN 3
10176 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VPORT_RECONFIGURE_WIDTH 1
10177 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_STRIPING_LBN 4
10178 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_STRIPING_WIDTH 1
10179 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VADAPTOR_QUERY_LBN 5
10180 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VADAPTOR_QUERY_WIDTH 1
10181 #define MC_CMD_GET_CAPABILITIES_V3_OUT_EVB_PORT_VLAN_RESTRICT_LBN 6
10182 #define MC_CMD_GET_CAPABILITIES_V3_OUT_EVB_PORT_VLAN_RESTRICT_WIDTH 1
10183 #define MC_CMD_GET_CAPABILITIES_V3_OUT_DRV_ATTACH_PREBOOT_LBN 7
10184 #define MC_CMD_GET_CAPABILITIES_V3_OUT_DRV_ATTACH_PREBOOT_WIDTH 1
10185 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_FORCE_EVENT_MERGING_LBN 8
10186 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_FORCE_EVENT_MERGING_WIDTH 1
10187 #define MC_CMD_GET_CAPABILITIES_V3_OUT_SET_MAC_ENHANCED_LBN 9
10188 #define MC_CMD_GET_CAPABILITIES_V3_OUT_SET_MAC_ENHANCED_WIDTH 1
10189 #define MC_CMD_GET_CAPABILITIES_V3_OUT_UNKNOWN_UCAST_DST_FILTER_ALWAYS_MULTI_RECIPIENT_LBN 10
10190 #define MC_CMD_GET_CAPABILITIES_V3_OUT_UNKNOWN_UCAST_DST_FILTER_ALWAYS_MULTI_RECIPIENT_WIDTH 1
10191 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VADAPTOR_PERMIT_SET_MAC_WHEN_FILTERS_INSTALLED_LBN 11
10192 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VADAPTOR_PERMIT_SET_MAC_WHEN_FILTERS_INSTALLED_WIDTH 1
10193 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_MAC_SECURITY_FILTERING_LBN 12
10194 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_MAC_SECURITY_FILTERING_WIDTH 1
10195 #define MC_CMD_GET_CAPABILITIES_V3_OUT_ADDITIONAL_RSS_MODES_LBN 13
10196 #define MC_CMD_GET_CAPABILITIES_V3_OUT_ADDITIONAL_RSS_MODES_WIDTH 1
10197 #define MC_CMD_GET_CAPABILITIES_V3_OUT_QBB_LBN 14
10198 #define MC_CMD_GET_CAPABILITIES_V3_OUT_QBB_WIDTH 1
10199 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_PACKED_STREAM_VAR_BUFFERS_LBN 15
10200 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_PACKED_STREAM_VAR_BUFFERS_WIDTH 1
10201 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_RSS_LIMITED_LBN 16
10202 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_RSS_LIMITED_WIDTH 1
10203 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_PACKED_STREAM_LBN 17
10204 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_PACKED_STREAM_WIDTH 1
10205 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_INCLUDE_FCS_LBN 18
10206 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_INCLUDE_FCS_WIDTH 1
10207 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_VLAN_INSERTION_LBN 19
10208 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_VLAN_INSERTION_WIDTH 1
10209 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_VLAN_STRIPPING_LBN 20
10210 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_VLAN_STRIPPING_WIDTH 1
10211 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_TSO_LBN 21
10212 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_TSO_WIDTH 1
10213 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_PREFIX_LEN_0_LBN 22
10214 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_PREFIX_LEN_0_WIDTH 1
10215 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_PREFIX_LEN_14_LBN 23
10216 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_PREFIX_LEN_14_WIDTH 1
10217 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_TIMESTAMP_LBN 24
10218 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_TIMESTAMP_WIDTH 1
10219 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_BATCHING_LBN 25
10220 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_BATCHING_WIDTH 1
10221 #define MC_CMD_GET_CAPABILITIES_V3_OUT_MCAST_FILTER_CHAINING_LBN 26
10222 #define MC_CMD_GET_CAPABILITIES_V3_OUT_MCAST_FILTER_CHAINING_WIDTH 1
10223 #define MC_CMD_GET_CAPABILITIES_V3_OUT_PM_AND_RXDP_COUNTERS_LBN 27
10224 #define MC_CMD_GET_CAPABILITIES_V3_OUT_PM_AND_RXDP_COUNTERS_WIDTH 1
10225 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_DISABLE_SCATTER_LBN 28
10226 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_DISABLE_SCATTER_WIDTH 1
10227 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_MCAST_UDP_LOOPBACK_LBN 29
10228 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_MCAST_UDP_LOOPBACK_WIDTH 1
10229 #define MC_CMD_GET_CAPABILITIES_V3_OUT_EVB_LBN 30
10230 #define MC_CMD_GET_CAPABILITIES_V3_OUT_EVB_WIDTH 1
10231 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VXLAN_NVGRE_LBN 31
10232 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VXLAN_NVGRE_WIDTH 1
10233 /* RxDPCPU firmware id. */
10234 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_DPCPU_FW_ID_OFST 4
10235 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_DPCPU_FW_ID_LEN 2
10236 /* enum: Standard RXDP firmware */
10237 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXDP 0x0
10238 /* enum: Low latency RXDP firmware */
10239 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXDP_LOW_LATENCY 0x1
10240 /* enum: Packed stream RXDP firmware */
10241 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXDP_PACKED_STREAM 0x2
10242 /* enum: Rules engine RXDP firmware */
10243 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXDP_RULES_ENGINE 0x5
10244 /* enum: DPDK RXDP firmware */
10245 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXDP_DPDK 0x6
10246 /* enum: BIST RXDP firmware */
10247 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXDP_BIST 0x10a
10248 /* enum: RXDP Test firmware image 1 */
10249 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXDP_TEST_FW_TO_MC_CUT_THROUGH 0x101
10250 /* enum: RXDP Test firmware image 2 */
10251 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXDP_TEST_FW_TO_MC_STORE_FORWARD 0x102
10252 /* enum: RXDP Test firmware image 3 */
10253 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXDP_TEST_FW_TO_MC_STORE_FORWARD_FIRST 0x103
10254 /* enum: RXDP Test firmware image 4 */
10255 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXDP_TEST_EVERY_EVENT_BATCHABLE 0x104
10256 /* enum: RXDP Test firmware image 5 */
10257 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXDP_TEST_BACKPRESSURE 0x105
10258 /* enum: RXDP Test firmware image 6 */
10259 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXDP_TEST_FW_PACKET_EDITS 0x106
10260 /* enum: RXDP Test firmware image 7 */
10261 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXDP_TEST_FW_RX_HDR_SPLIT 0x107
10262 /* enum: RXDP Test firmware image 8 */
10263 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXDP_TEST_FW_DISABLE_DL 0x108
10264 /* enum: RXDP Test firmware image 9 */
10265 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXDP_TEST_FW_DOORBELL_DELAY 0x10b
10266 /* enum: RXDP Test firmware image 10 */
10267 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXDP_TEST_FW_SLOW 0x10c
10268 /* TxDPCPU firmware id. */
10269 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_DPCPU_FW_ID_OFST 6
10270 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_DPCPU_FW_ID_LEN 2
10271 /* enum: Standard TXDP firmware */
10272 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXDP 0x0
10273 /* enum: Low latency TXDP firmware */
10274 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXDP_LOW_LATENCY 0x1
10275 /* enum: High packet rate TXDP firmware */
10276 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXDP_HIGH_PACKET_RATE 0x3
10277 /* enum: Rules engine TXDP firmware */
10278 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXDP_RULES_ENGINE 0x5
10279 /* enum: DPDK TXDP firmware */
10280 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXDP_DPDK 0x6
10281 /* enum: BIST TXDP firmware */
10282 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXDP_BIST 0x12d
10283 /* enum: TXDP Test firmware image 1 */
10284 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXDP_TEST_FW_TSO_EDIT 0x101
10285 /* enum: TXDP Test firmware image 2 */
10286 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXDP_TEST_FW_PACKET_EDITS 0x102
10287 /* enum: TXDP CSR bus test firmware */
10288 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXDP_TEST_FW_CSR 0x103
10289 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_VERSION_OFST 8
10290 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_VERSION_LEN 2
10291 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_VERSION_REV_LBN 0
10292 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_VERSION_REV_WIDTH 12
10293 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_VERSION_TYPE_LBN 12
10294 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_VERSION_TYPE_WIDTH 4
10295 /* enum: reserved value - do not use (may indicate alternative interpretation
10296  * of REV field in future)
10297  */
10298 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_TYPE_RESERVED 0x0
10299 /* enum: Trivial RX PD firmware for early Huntington development (Huntington
10300  * development only)
10301  */
10302 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_TYPE_FIRST_PKT 0x1
10303 /* enum: RX PD firmware with approximately Siena-compatible behaviour
10304  * (Huntington development only)
10305  */
10306 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_TYPE_SIENA_COMPAT 0x2
10307 /* enum: Full featured RX PD production firmware */
10308 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_TYPE_FULL_FEATURED 0x3
10309 /* enum: (deprecated original name for the FULL_FEATURED variant) */
10310 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_TYPE_VSWITCH 0x3
10311 /* enum: siena_compat variant RX PD firmware using PM rather than MAC
10312  * (Huntington development only)
10313  */
10314 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_TYPE_SIENA_COMPAT_PM 0x4
10315 /* enum: Low latency RX PD production firmware */
10316 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_TYPE_LOW_LATENCY 0x5
10317 /* enum: Packed stream RX PD production firmware */
10318 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_TYPE_PACKED_STREAM 0x6
10319 /* enum: RX PD firmware handling layer 2 only for high packet rate performance
10320  * tests (Medford development only)
10321  */
10322 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_TYPE_LAYER2_PERF 0x7
10323 /* enum: Rules engine RX PD production firmware */
10324 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_TYPE_RULES_ENGINE 0x8
10325 /* enum: Custom firmware variant (see SF-119495-PD and bug69716) */
10326 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_TYPE_L3XUDP 0x9
10327 /* enum: DPDK RX PD production firmware */
10328 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_TYPE_DPDK 0xa
10329 /* enum: RX PD firmware for GUE parsing prototype (Medford development only) */
10330 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_TYPE_TESTFW_GUE_PROTOTYPE 0xe
10331 /* enum: RX PD firmware parsing but not filtering network overlay tunnel
10332  * encapsulations (Medford development only)
10333  */
10334 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_TYPE_TESTFW_ENCAP_PARSING_ONLY 0xf
10335 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_VERSION_OFST 10
10336 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_VERSION_LEN 2
10337 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_VERSION_REV_LBN 0
10338 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_VERSION_REV_WIDTH 12
10339 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_VERSION_TYPE_LBN 12
10340 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_VERSION_TYPE_WIDTH 4
10341 /* enum: reserved value - do not use (may indicate alternative interpretation
10342  * of REV field in future)
10343  */
10344 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_TYPE_RESERVED 0x0
10345 /* enum: Trivial TX PD firmware for early Huntington development (Huntington
10346  * development only)
10347  */
10348 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_TYPE_FIRST_PKT 0x1
10349 /* enum: TX PD firmware with approximately Siena-compatible behaviour
10350  * (Huntington development only)
10351  */
10352 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_TYPE_SIENA_COMPAT 0x2
10353 /* enum: Full featured TX PD production firmware */
10354 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_TYPE_FULL_FEATURED 0x3
10355 /* enum: (deprecated original name for the FULL_FEATURED variant) */
10356 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_TYPE_VSWITCH 0x3
10357 /* enum: siena_compat variant TX PD firmware using PM rather than MAC
10358  * (Huntington development only)
10359  */
10360 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_TYPE_SIENA_COMPAT_PM 0x4
10361 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_TYPE_LOW_LATENCY 0x5 /* enum */
10362 /* enum: TX PD firmware handling layer 2 only for high packet rate performance
10363  * tests (Medford development only)
10364  */
10365 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_TYPE_LAYER2_PERF 0x7
10366 /* enum: Rules engine TX PD production firmware */
10367 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_TYPE_RULES_ENGINE 0x8
10368 /* enum: Custom firmware variant (see SF-119495-PD and bug69716) */
10369 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_TYPE_L3XUDP 0x9
10370 /* enum: DPDK TX PD production firmware */
10371 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_TYPE_DPDK 0xa
10372 /* enum: RX PD firmware for GUE parsing prototype (Medford development only) */
10373 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_TYPE_TESTFW_GUE_PROTOTYPE 0xe
10374 /* Hardware capabilities of NIC */
10375 #define MC_CMD_GET_CAPABILITIES_V3_OUT_HW_CAPABILITIES_OFST 12
10376 #define MC_CMD_GET_CAPABILITIES_V3_OUT_HW_CAPABILITIES_LEN 4
10377 /* Licensed capabilities */
10378 #define MC_CMD_GET_CAPABILITIES_V3_OUT_LICENSE_CAPABILITIES_OFST 16
10379 #define MC_CMD_GET_CAPABILITIES_V3_OUT_LICENSE_CAPABILITIES_LEN 4
10380 /* Second word of flags. Not present on older firmware (check the length). */
10381 #define MC_CMD_GET_CAPABILITIES_V3_OUT_FLAGS2_OFST 20
10382 #define MC_CMD_GET_CAPABILITIES_V3_OUT_FLAGS2_LEN 4
10383 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_TSO_V2_LBN 0
10384 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_TSO_V2_WIDTH 1
10385 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_TSO_V2_ENCAP_LBN 1
10386 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_TSO_V2_ENCAP_WIDTH 1
10387 #define MC_CMD_GET_CAPABILITIES_V3_OUT_EVQ_TIMER_CTRL_LBN 2
10388 #define MC_CMD_GET_CAPABILITIES_V3_OUT_EVQ_TIMER_CTRL_WIDTH 1
10389 #define MC_CMD_GET_CAPABILITIES_V3_OUT_EVENT_CUT_THROUGH_LBN 3
10390 #define MC_CMD_GET_CAPABILITIES_V3_OUT_EVENT_CUT_THROUGH_WIDTH 1
10391 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_CUT_THROUGH_LBN 4
10392 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_CUT_THROUGH_WIDTH 1
10393 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_VFIFO_ULL_MODE_LBN 5
10394 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_VFIFO_ULL_MODE_WIDTH 1
10395 #define MC_CMD_GET_CAPABILITIES_V3_OUT_MAC_STATS_40G_TX_SIZE_BINS_LBN 6
10396 #define MC_CMD_GET_CAPABILITIES_V3_OUT_MAC_STATS_40G_TX_SIZE_BINS_WIDTH 1
10397 #define MC_CMD_GET_CAPABILITIES_V3_OUT_INIT_EVQ_V2_LBN 7
10398 #define MC_CMD_GET_CAPABILITIES_V3_OUT_INIT_EVQ_V2_WIDTH 1
10399 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_MAC_TIMESTAMPING_LBN 8
10400 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_MAC_TIMESTAMPING_WIDTH 1
10401 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_TIMESTAMP_LBN 9
10402 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_TIMESTAMP_WIDTH 1
10403 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_SNIFF_LBN 10
10404 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_SNIFF_WIDTH 1
10405 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_SNIFF_LBN 11
10406 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_SNIFF_WIDTH 1
10407 #define MC_CMD_GET_CAPABILITIES_V3_OUT_NVRAM_UPDATE_REPORT_VERIFY_RESULT_LBN 12
10408 #define MC_CMD_GET_CAPABILITIES_V3_OUT_NVRAM_UPDATE_REPORT_VERIFY_RESULT_WIDTH 1
10409 #define MC_CMD_GET_CAPABILITIES_V3_OUT_MCDI_BACKGROUND_LBN 13
10410 #define MC_CMD_GET_CAPABILITIES_V3_OUT_MCDI_BACKGROUND_WIDTH 1
10411 #define MC_CMD_GET_CAPABILITIES_V3_OUT_MCDI_DB_RETURN_LBN 14
10412 #define MC_CMD_GET_CAPABILITIES_V3_OUT_MCDI_DB_RETURN_WIDTH 1
10413 #define MC_CMD_GET_CAPABILITIES_V3_OUT_CTPIO_LBN 15
10414 #define MC_CMD_GET_CAPABILITIES_V3_OUT_CTPIO_WIDTH 1
10415 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TSA_SUPPORT_LBN 16
10416 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TSA_SUPPORT_WIDTH 1
10417 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TSA_BOUND_LBN 17
10418 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TSA_BOUND_WIDTH 1
10419 #define MC_CMD_GET_CAPABILITIES_V3_OUT_SF_ADAPTER_AUTHENTICATION_LBN 18
10420 #define MC_CMD_GET_CAPABILITIES_V3_OUT_SF_ADAPTER_AUTHENTICATION_WIDTH 1
10421 #define MC_CMD_GET_CAPABILITIES_V3_OUT_FILTER_ACTION_FLAG_LBN 19
10422 #define MC_CMD_GET_CAPABILITIES_V3_OUT_FILTER_ACTION_FLAG_WIDTH 1
10423 #define MC_CMD_GET_CAPABILITIES_V3_OUT_FILTER_ACTION_MARK_LBN 20
10424 #define MC_CMD_GET_CAPABILITIES_V3_OUT_FILTER_ACTION_MARK_WIDTH 1
10425 #define MC_CMD_GET_CAPABILITIES_V3_OUT_EQUAL_STRIDE_PACKED_STREAM_LBN 21
10426 #define MC_CMD_GET_CAPABILITIES_V3_OUT_EQUAL_STRIDE_PACKED_STREAM_WIDTH 1
10427 #define MC_CMD_GET_CAPABILITIES_V3_OUT_L3XUDP_SUPPORT_LBN 22
10428 #define MC_CMD_GET_CAPABILITIES_V3_OUT_L3XUDP_SUPPORT_WIDTH 1
10429 #define MC_CMD_GET_CAPABILITIES_V3_OUT_FW_SUBVARIANT_NO_TX_CSUM_LBN 23
10430 #define MC_CMD_GET_CAPABILITIES_V3_OUT_FW_SUBVARIANT_NO_TX_CSUM_WIDTH 1
10431 /* Number of FATSOv2 contexts per datapath supported by this NIC. Not present
10432  * on older firmware (check the length).
10433  */
10434 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_TSO_V2_N_CONTEXTS_OFST 24
10435 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_TSO_V2_N_CONTEXTS_LEN 2
10436 /* One byte per PF containing the number of the external port assigned to this
10437  * PF, indexed by PF number. Special values indicate that a PF is either not
10438  * present or not assigned.
10439  */
10440 #define MC_CMD_GET_CAPABILITIES_V3_OUT_PFS_TO_PORTS_ASSIGNMENT_OFST 26
10441 #define MC_CMD_GET_CAPABILITIES_V3_OUT_PFS_TO_PORTS_ASSIGNMENT_LEN 1
10442 #define MC_CMD_GET_CAPABILITIES_V3_OUT_PFS_TO_PORTS_ASSIGNMENT_NUM 16
10443 /* enum: The caller is not permitted to access information on this PF. */
10444 #define MC_CMD_GET_CAPABILITIES_V3_OUT_ACCESS_NOT_PERMITTED 0xff
10445 /* enum: PF does not exist. */
10446 #define MC_CMD_GET_CAPABILITIES_V3_OUT_PF_NOT_PRESENT 0xfe
10447 /* enum: PF does exist but is not assigned to any external port. */
10448 #define MC_CMD_GET_CAPABILITIES_V3_OUT_PF_NOT_ASSIGNED 0xfd
10449 /* enum: This value indicates that PF is assigned, but it cannot be expressed
10450  * in this field. It is intended for a possible future situation where a more
10451  * complex scheme of PFs to ports mapping is being used. The future driver
10452  * should look for a new field supporting the new scheme. The current/old
10453  * driver should treat this value as PF_NOT_ASSIGNED.
10454  */
10455 #define MC_CMD_GET_CAPABILITIES_V3_OUT_INCOMPATIBLE_ASSIGNMENT 0xfc
10456 /* One byte per PF containing the number of its VFs, indexed by PF number. A
10457  * special value indicates that a PF is not present.
10458  */
10459 #define MC_CMD_GET_CAPABILITIES_V3_OUT_NUM_VFS_PER_PF_OFST 42
10460 #define MC_CMD_GET_CAPABILITIES_V3_OUT_NUM_VFS_PER_PF_LEN 1
10461 #define MC_CMD_GET_CAPABILITIES_V3_OUT_NUM_VFS_PER_PF_NUM 16
10462 /* enum: The caller is not permitted to access information on this PF. */
10463 /*               MC_CMD_GET_CAPABILITIES_V3_OUT_ACCESS_NOT_PERMITTED 0xff */
10464 /* enum: PF does not exist. */
10465 /*               MC_CMD_GET_CAPABILITIES_V3_OUT_PF_NOT_PRESENT 0xfe */
10466 /* Number of VIs available for each external port */
10467 #define MC_CMD_GET_CAPABILITIES_V3_OUT_NUM_VIS_PER_PORT_OFST 58
10468 #define MC_CMD_GET_CAPABILITIES_V3_OUT_NUM_VIS_PER_PORT_LEN 2
10469 #define MC_CMD_GET_CAPABILITIES_V3_OUT_NUM_VIS_PER_PORT_NUM 4
10470 /* Size of RX descriptor cache expressed as binary logarithm The actual size
10471  * equals (2 ^ RX_DESC_CACHE_SIZE)
10472  */
10473 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_DESC_CACHE_SIZE_OFST 66
10474 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_DESC_CACHE_SIZE_LEN 1
10475 /* Size of TX descriptor cache expressed as binary logarithm The actual size
10476  * equals (2 ^ TX_DESC_CACHE_SIZE)
10477  */
10478 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_DESC_CACHE_SIZE_OFST 67
10479 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_DESC_CACHE_SIZE_LEN 1
10480 /* Total number of available PIO buffers */
10481 #define MC_CMD_GET_CAPABILITIES_V3_OUT_NUM_PIO_BUFFS_OFST 68
10482 #define MC_CMD_GET_CAPABILITIES_V3_OUT_NUM_PIO_BUFFS_LEN 2
10483 /* Size of a single PIO buffer */
10484 #define MC_CMD_GET_CAPABILITIES_V3_OUT_SIZE_PIO_BUFF_OFST 70
10485 #define MC_CMD_GET_CAPABILITIES_V3_OUT_SIZE_PIO_BUFF_LEN 2
10486 /* On chips later than Medford the amount of address space assigned to each VI
10487  * is configurable. This is a global setting that the driver must query to
10488  * discover the VI to address mapping. Cut-through PIO (CTPIO) is not available
10489  * with 8k VI windows.
10490  */
10491 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VI_WINDOW_MODE_OFST 72
10492 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VI_WINDOW_MODE_LEN 1
10493 /* enum: Each VI occupies 8k as on Huntington and Medford. PIO is at offset 4k.
10494  * CTPIO is not mapped.
10495  */
10496 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VI_WINDOW_MODE_8K 0x0
10497 /* enum: Each VI occupies 16k. PIO is at offset 4k. CTPIO is at offset 12k. */
10498 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VI_WINDOW_MODE_16K 0x1
10499 /* enum: Each VI occupies 64k. PIO is at offset 4k. CTPIO is at offset 12k. */
10500 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VI_WINDOW_MODE_64K 0x2
10501 /* Number of vFIFOs per adapter that can be used for VFIFO Stuffing
10502  * (SF-115995-SW) in the present configuration of firmware and port mode.
10503  */
10504 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VFIFO_STUFFING_NUM_VFIFOS_OFST 73
10505 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VFIFO_STUFFING_NUM_VFIFOS_LEN 1
10506 /* Number of buffers per adapter that can be used for VFIFO Stuffing
10507  * (SF-115995-SW) in the present configuration of firmware and port mode.
10508  */
10509 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VFIFO_STUFFING_NUM_CP_BUFFERS_OFST 74
10510 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VFIFO_STUFFING_NUM_CP_BUFFERS_LEN 2
10511
10512 /* MC_CMD_GET_CAPABILITIES_V4_OUT msgresponse */
10513 #define MC_CMD_GET_CAPABILITIES_V4_OUT_LEN 78
10514 /* First word of flags. */
10515 #define MC_CMD_GET_CAPABILITIES_V4_OUT_FLAGS1_OFST 0
10516 #define MC_CMD_GET_CAPABILITIES_V4_OUT_FLAGS1_LEN 4
10517 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VPORT_RECONFIGURE_LBN 3
10518 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VPORT_RECONFIGURE_WIDTH 1
10519 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_STRIPING_LBN 4
10520 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_STRIPING_WIDTH 1
10521 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VADAPTOR_QUERY_LBN 5
10522 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VADAPTOR_QUERY_WIDTH 1
10523 #define MC_CMD_GET_CAPABILITIES_V4_OUT_EVB_PORT_VLAN_RESTRICT_LBN 6
10524 #define MC_CMD_GET_CAPABILITIES_V4_OUT_EVB_PORT_VLAN_RESTRICT_WIDTH 1
10525 #define MC_CMD_GET_CAPABILITIES_V4_OUT_DRV_ATTACH_PREBOOT_LBN 7
10526 #define MC_CMD_GET_CAPABILITIES_V4_OUT_DRV_ATTACH_PREBOOT_WIDTH 1
10527 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_FORCE_EVENT_MERGING_LBN 8
10528 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_FORCE_EVENT_MERGING_WIDTH 1
10529 #define MC_CMD_GET_CAPABILITIES_V4_OUT_SET_MAC_ENHANCED_LBN 9
10530 #define MC_CMD_GET_CAPABILITIES_V4_OUT_SET_MAC_ENHANCED_WIDTH 1
10531 #define MC_CMD_GET_CAPABILITIES_V4_OUT_UNKNOWN_UCAST_DST_FILTER_ALWAYS_MULTI_RECIPIENT_LBN 10
10532 #define MC_CMD_GET_CAPABILITIES_V4_OUT_UNKNOWN_UCAST_DST_FILTER_ALWAYS_MULTI_RECIPIENT_WIDTH 1
10533 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VADAPTOR_PERMIT_SET_MAC_WHEN_FILTERS_INSTALLED_LBN 11
10534 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VADAPTOR_PERMIT_SET_MAC_WHEN_FILTERS_INSTALLED_WIDTH 1
10535 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_MAC_SECURITY_FILTERING_LBN 12
10536 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_MAC_SECURITY_FILTERING_WIDTH 1
10537 #define MC_CMD_GET_CAPABILITIES_V4_OUT_ADDITIONAL_RSS_MODES_LBN 13
10538 #define MC_CMD_GET_CAPABILITIES_V4_OUT_ADDITIONAL_RSS_MODES_WIDTH 1
10539 #define MC_CMD_GET_CAPABILITIES_V4_OUT_QBB_LBN 14
10540 #define MC_CMD_GET_CAPABILITIES_V4_OUT_QBB_WIDTH 1
10541 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_PACKED_STREAM_VAR_BUFFERS_LBN 15
10542 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_PACKED_STREAM_VAR_BUFFERS_WIDTH 1
10543 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_RSS_LIMITED_LBN 16
10544 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_RSS_LIMITED_WIDTH 1
10545 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_PACKED_STREAM_LBN 17
10546 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_PACKED_STREAM_WIDTH 1
10547 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_INCLUDE_FCS_LBN 18
10548 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_INCLUDE_FCS_WIDTH 1
10549 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_VLAN_INSERTION_LBN 19
10550 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_VLAN_INSERTION_WIDTH 1
10551 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_VLAN_STRIPPING_LBN 20
10552 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_VLAN_STRIPPING_WIDTH 1
10553 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_TSO_LBN 21
10554 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_TSO_WIDTH 1
10555 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_PREFIX_LEN_0_LBN 22
10556 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_PREFIX_LEN_0_WIDTH 1
10557 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_PREFIX_LEN_14_LBN 23
10558 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_PREFIX_LEN_14_WIDTH 1
10559 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_TIMESTAMP_LBN 24
10560 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_TIMESTAMP_WIDTH 1
10561 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_BATCHING_LBN 25
10562 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_BATCHING_WIDTH 1
10563 #define MC_CMD_GET_CAPABILITIES_V4_OUT_MCAST_FILTER_CHAINING_LBN 26
10564 #define MC_CMD_GET_CAPABILITIES_V4_OUT_MCAST_FILTER_CHAINING_WIDTH 1
10565 #define MC_CMD_GET_CAPABILITIES_V4_OUT_PM_AND_RXDP_COUNTERS_LBN 27
10566 #define MC_CMD_GET_CAPABILITIES_V4_OUT_PM_AND_RXDP_COUNTERS_WIDTH 1
10567 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_DISABLE_SCATTER_LBN 28
10568 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_DISABLE_SCATTER_WIDTH 1
10569 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_MCAST_UDP_LOOPBACK_LBN 29
10570 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_MCAST_UDP_LOOPBACK_WIDTH 1
10571 #define MC_CMD_GET_CAPABILITIES_V4_OUT_EVB_LBN 30
10572 #define MC_CMD_GET_CAPABILITIES_V4_OUT_EVB_WIDTH 1
10573 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VXLAN_NVGRE_LBN 31
10574 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VXLAN_NVGRE_WIDTH 1
10575 /* RxDPCPU firmware id. */
10576 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_DPCPU_FW_ID_OFST 4
10577 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_DPCPU_FW_ID_LEN 2
10578 /* enum: Standard RXDP firmware */
10579 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXDP 0x0
10580 /* enum: Low latency RXDP firmware */
10581 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXDP_LOW_LATENCY 0x1
10582 /* enum: Packed stream RXDP firmware */
10583 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXDP_PACKED_STREAM 0x2
10584 /* enum: Rules engine RXDP firmware */
10585 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXDP_RULES_ENGINE 0x5
10586 /* enum: DPDK RXDP firmware */
10587 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXDP_DPDK 0x6
10588 /* enum: BIST RXDP firmware */
10589 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXDP_BIST 0x10a
10590 /* enum: RXDP Test firmware image 1 */
10591 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXDP_TEST_FW_TO_MC_CUT_THROUGH 0x101
10592 /* enum: RXDP Test firmware image 2 */
10593 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXDP_TEST_FW_TO_MC_STORE_FORWARD 0x102
10594 /* enum: RXDP Test firmware image 3 */
10595 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXDP_TEST_FW_TO_MC_STORE_FORWARD_FIRST 0x103
10596 /* enum: RXDP Test firmware image 4 */
10597 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXDP_TEST_EVERY_EVENT_BATCHABLE 0x104
10598 /* enum: RXDP Test firmware image 5 */
10599 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXDP_TEST_BACKPRESSURE 0x105
10600 /* enum: RXDP Test firmware image 6 */
10601 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXDP_TEST_FW_PACKET_EDITS 0x106
10602 /* enum: RXDP Test firmware image 7 */
10603 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXDP_TEST_FW_RX_HDR_SPLIT 0x107
10604 /* enum: RXDP Test firmware image 8 */
10605 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXDP_TEST_FW_DISABLE_DL 0x108
10606 /* enum: RXDP Test firmware image 9 */
10607 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXDP_TEST_FW_DOORBELL_DELAY 0x10b
10608 /* enum: RXDP Test firmware image 10 */
10609 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXDP_TEST_FW_SLOW 0x10c
10610 /* TxDPCPU firmware id. */
10611 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_DPCPU_FW_ID_OFST 6
10612 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_DPCPU_FW_ID_LEN 2
10613 /* enum: Standard TXDP firmware */
10614 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXDP 0x0
10615 /* enum: Low latency TXDP firmware */
10616 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXDP_LOW_LATENCY 0x1
10617 /* enum: High packet rate TXDP firmware */
10618 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXDP_HIGH_PACKET_RATE 0x3
10619 /* enum: Rules engine TXDP firmware */
10620 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXDP_RULES_ENGINE 0x5
10621 /* enum: DPDK TXDP firmware */
10622 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXDP_DPDK 0x6
10623 /* enum: BIST TXDP firmware */
10624 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXDP_BIST 0x12d
10625 /* enum: TXDP Test firmware image 1 */
10626 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXDP_TEST_FW_TSO_EDIT 0x101
10627 /* enum: TXDP Test firmware image 2 */
10628 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXDP_TEST_FW_PACKET_EDITS 0x102
10629 /* enum: TXDP CSR bus test firmware */
10630 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXDP_TEST_FW_CSR 0x103
10631 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_VERSION_OFST 8
10632 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_VERSION_LEN 2
10633 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_VERSION_REV_LBN 0
10634 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_VERSION_REV_WIDTH 12
10635 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_VERSION_TYPE_LBN 12
10636 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_VERSION_TYPE_WIDTH 4
10637 /* enum: reserved value - do not use (may indicate alternative interpretation
10638  * of REV field in future)
10639  */
10640 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_TYPE_RESERVED 0x0
10641 /* enum: Trivial RX PD firmware for early Huntington development (Huntington
10642  * development only)
10643  */
10644 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_TYPE_FIRST_PKT 0x1
10645 /* enum: RX PD firmware with approximately Siena-compatible behaviour
10646  * (Huntington development only)
10647  */
10648 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_TYPE_SIENA_COMPAT 0x2
10649 /* enum: Full featured RX PD production firmware */
10650 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_TYPE_FULL_FEATURED 0x3
10651 /* enum: (deprecated original name for the FULL_FEATURED variant) */
10652 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_TYPE_VSWITCH 0x3
10653 /* enum: siena_compat variant RX PD firmware using PM rather than MAC
10654  * (Huntington development only)
10655  */
10656 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_TYPE_SIENA_COMPAT_PM 0x4
10657 /* enum: Low latency RX PD production firmware */
10658 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_TYPE_LOW_LATENCY 0x5
10659 /* enum: Packed stream RX PD production firmware */
10660 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_TYPE_PACKED_STREAM 0x6
10661 /* enum: RX PD firmware handling layer 2 only for high packet rate performance
10662  * tests (Medford development only)
10663  */
10664 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_TYPE_LAYER2_PERF 0x7
10665 /* enum: Rules engine RX PD production firmware */
10666 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_TYPE_RULES_ENGINE 0x8
10667 /* enum: Custom firmware variant (see SF-119495-PD and bug69716) */
10668 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_TYPE_L3XUDP 0x9
10669 /* enum: DPDK RX PD production firmware */
10670 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_TYPE_DPDK 0xa
10671 /* enum: RX PD firmware for GUE parsing prototype (Medford development only) */
10672 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_TYPE_TESTFW_GUE_PROTOTYPE 0xe
10673 /* enum: RX PD firmware parsing but not filtering network overlay tunnel
10674  * encapsulations (Medford development only)
10675  */
10676 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_TYPE_TESTFW_ENCAP_PARSING_ONLY 0xf
10677 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_VERSION_OFST 10
10678 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_VERSION_LEN 2
10679 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_VERSION_REV_LBN 0
10680 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_VERSION_REV_WIDTH 12
10681 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_VERSION_TYPE_LBN 12
10682 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_VERSION_TYPE_WIDTH 4
10683 /* enum: reserved value - do not use (may indicate alternative interpretation
10684  * of REV field in future)
10685  */
10686 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_TYPE_RESERVED 0x0
10687 /* enum: Trivial TX PD firmware for early Huntington development (Huntington
10688  * development only)
10689  */
10690 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_TYPE_FIRST_PKT 0x1
10691 /* enum: TX PD firmware with approximately Siena-compatible behaviour
10692  * (Huntington development only)
10693  */
10694 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_TYPE_SIENA_COMPAT 0x2
10695 /* enum: Full featured TX PD production firmware */
10696 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_TYPE_FULL_FEATURED 0x3
10697 /* enum: (deprecated original name for the FULL_FEATURED variant) */
10698 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_TYPE_VSWITCH 0x3
10699 /* enum: siena_compat variant TX PD firmware using PM rather than MAC
10700  * (Huntington development only)
10701  */
10702 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_TYPE_SIENA_COMPAT_PM 0x4
10703 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_TYPE_LOW_LATENCY 0x5 /* enum */
10704 /* enum: TX PD firmware handling layer 2 only for high packet rate performance
10705  * tests (Medford development only)
10706  */
10707 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_TYPE_LAYER2_PERF 0x7
10708 /* enum: Rules engine TX PD production firmware */
10709 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_TYPE_RULES_ENGINE 0x8
10710 /* enum: Custom firmware variant (see SF-119495-PD and bug69716) */
10711 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_TYPE_L3XUDP 0x9
10712 /* enum: DPDK TX PD production firmware */
10713 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_TYPE_DPDK 0xa
10714 /* enum: RX PD firmware for GUE parsing prototype (Medford development only) */
10715 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_TYPE_TESTFW_GUE_PROTOTYPE 0xe
10716 /* Hardware capabilities of NIC */
10717 #define MC_CMD_GET_CAPABILITIES_V4_OUT_HW_CAPABILITIES_OFST 12
10718 #define MC_CMD_GET_CAPABILITIES_V4_OUT_HW_CAPABILITIES_LEN 4
10719 /* Licensed capabilities */
10720 #define MC_CMD_GET_CAPABILITIES_V4_OUT_LICENSE_CAPABILITIES_OFST 16
10721 #define MC_CMD_GET_CAPABILITIES_V4_OUT_LICENSE_CAPABILITIES_LEN 4
10722 /* Second word of flags. Not present on older firmware (check the length). */
10723 #define MC_CMD_GET_CAPABILITIES_V4_OUT_FLAGS2_OFST 20
10724 #define MC_CMD_GET_CAPABILITIES_V4_OUT_FLAGS2_LEN 4
10725 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_TSO_V2_LBN 0
10726 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_TSO_V2_WIDTH 1
10727 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_TSO_V2_ENCAP_LBN 1
10728 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_TSO_V2_ENCAP_WIDTH 1
10729 #define MC_CMD_GET_CAPABILITIES_V4_OUT_EVQ_TIMER_CTRL_LBN 2
10730 #define MC_CMD_GET_CAPABILITIES_V4_OUT_EVQ_TIMER_CTRL_WIDTH 1
10731 #define MC_CMD_GET_CAPABILITIES_V4_OUT_EVENT_CUT_THROUGH_LBN 3
10732 #define MC_CMD_GET_CAPABILITIES_V4_OUT_EVENT_CUT_THROUGH_WIDTH 1
10733 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_CUT_THROUGH_LBN 4
10734 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_CUT_THROUGH_WIDTH 1
10735 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_VFIFO_ULL_MODE_LBN 5
10736 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_VFIFO_ULL_MODE_WIDTH 1
10737 #define MC_CMD_GET_CAPABILITIES_V4_OUT_MAC_STATS_40G_TX_SIZE_BINS_LBN 6
10738 #define MC_CMD_GET_CAPABILITIES_V4_OUT_MAC_STATS_40G_TX_SIZE_BINS_WIDTH 1
10739 #define MC_CMD_GET_CAPABILITIES_V4_OUT_INIT_EVQ_V2_LBN 7
10740 #define MC_CMD_GET_CAPABILITIES_V4_OUT_INIT_EVQ_V2_WIDTH 1
10741 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_MAC_TIMESTAMPING_LBN 8
10742 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_MAC_TIMESTAMPING_WIDTH 1
10743 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_TIMESTAMP_LBN 9
10744 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_TIMESTAMP_WIDTH 1
10745 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_SNIFF_LBN 10
10746 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_SNIFF_WIDTH 1
10747 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_SNIFF_LBN 11
10748 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_SNIFF_WIDTH 1
10749 #define MC_CMD_GET_CAPABILITIES_V4_OUT_NVRAM_UPDATE_REPORT_VERIFY_RESULT_LBN 12
10750 #define MC_CMD_GET_CAPABILITIES_V4_OUT_NVRAM_UPDATE_REPORT_VERIFY_RESULT_WIDTH 1
10751 #define MC_CMD_GET_CAPABILITIES_V4_OUT_MCDI_BACKGROUND_LBN 13
10752 #define MC_CMD_GET_CAPABILITIES_V4_OUT_MCDI_BACKGROUND_WIDTH 1
10753 #define MC_CMD_GET_CAPABILITIES_V4_OUT_MCDI_DB_RETURN_LBN 14
10754 #define MC_CMD_GET_CAPABILITIES_V4_OUT_MCDI_DB_RETURN_WIDTH 1
10755 #define MC_CMD_GET_CAPABILITIES_V4_OUT_CTPIO_LBN 15
10756 #define MC_CMD_GET_CAPABILITIES_V4_OUT_CTPIO_WIDTH 1
10757 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TSA_SUPPORT_LBN 16
10758 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TSA_SUPPORT_WIDTH 1
10759 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TSA_BOUND_LBN 17
10760 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TSA_BOUND_WIDTH 1
10761 #define MC_CMD_GET_CAPABILITIES_V4_OUT_SF_ADAPTER_AUTHENTICATION_LBN 18
10762 #define MC_CMD_GET_CAPABILITIES_V4_OUT_SF_ADAPTER_AUTHENTICATION_WIDTH 1
10763 #define MC_CMD_GET_CAPABILITIES_V4_OUT_FILTER_ACTION_FLAG_LBN 19
10764 #define MC_CMD_GET_CAPABILITIES_V4_OUT_FILTER_ACTION_FLAG_WIDTH 1
10765 #define MC_CMD_GET_CAPABILITIES_V4_OUT_FILTER_ACTION_MARK_LBN 20
10766 #define MC_CMD_GET_CAPABILITIES_V4_OUT_FILTER_ACTION_MARK_WIDTH 1
10767 #define MC_CMD_GET_CAPABILITIES_V4_OUT_EQUAL_STRIDE_PACKED_STREAM_LBN 21
10768 #define MC_CMD_GET_CAPABILITIES_V4_OUT_EQUAL_STRIDE_PACKED_STREAM_WIDTH 1
10769 #define MC_CMD_GET_CAPABILITIES_V4_OUT_L3XUDP_SUPPORT_LBN 22
10770 #define MC_CMD_GET_CAPABILITIES_V4_OUT_L3XUDP_SUPPORT_WIDTH 1
10771 #define MC_CMD_GET_CAPABILITIES_V4_OUT_FW_SUBVARIANT_NO_TX_CSUM_LBN 23
10772 #define MC_CMD_GET_CAPABILITIES_V4_OUT_FW_SUBVARIANT_NO_TX_CSUM_WIDTH 1
10773 /* Number of FATSOv2 contexts per datapath supported by this NIC. Not present
10774  * on older firmware (check the length).
10775  */
10776 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_TSO_V2_N_CONTEXTS_OFST 24
10777 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_TSO_V2_N_CONTEXTS_LEN 2
10778 /* One byte per PF containing the number of the external port assigned to this
10779  * PF, indexed by PF number. Special values indicate that a PF is either not
10780  * present or not assigned.
10781  */
10782 #define MC_CMD_GET_CAPABILITIES_V4_OUT_PFS_TO_PORTS_ASSIGNMENT_OFST 26
10783 #define MC_CMD_GET_CAPABILITIES_V4_OUT_PFS_TO_PORTS_ASSIGNMENT_LEN 1
10784 #define MC_CMD_GET_CAPABILITIES_V4_OUT_PFS_TO_PORTS_ASSIGNMENT_NUM 16
10785 /* enum: The caller is not permitted to access information on this PF. */
10786 #define MC_CMD_GET_CAPABILITIES_V4_OUT_ACCESS_NOT_PERMITTED 0xff
10787 /* enum: PF does not exist. */
10788 #define MC_CMD_GET_CAPABILITIES_V4_OUT_PF_NOT_PRESENT 0xfe
10789 /* enum: PF does exist but is not assigned to any external port. */
10790 #define MC_CMD_GET_CAPABILITIES_V4_OUT_PF_NOT_ASSIGNED 0xfd
10791 /* enum: This value indicates that PF is assigned, but it cannot be expressed
10792  * in this field. It is intended for a possible future situation where a more
10793  * complex scheme of PFs to ports mapping is being used. The future driver
10794  * should look for a new field supporting the new scheme. The current/old
10795  * driver should treat this value as PF_NOT_ASSIGNED.
10796  */
10797 #define MC_CMD_GET_CAPABILITIES_V4_OUT_INCOMPATIBLE_ASSIGNMENT 0xfc
10798 /* One byte per PF containing the number of its VFs, indexed by PF number. A
10799  * special value indicates that a PF is not present.
10800  */
10801 #define MC_CMD_GET_CAPABILITIES_V4_OUT_NUM_VFS_PER_PF_OFST 42
10802 #define MC_CMD_GET_CAPABILITIES_V4_OUT_NUM_VFS_PER_PF_LEN 1
10803 #define MC_CMD_GET_CAPABILITIES_V4_OUT_NUM_VFS_PER_PF_NUM 16
10804 /* enum: The caller is not permitted to access information on this PF. */
10805 /*               MC_CMD_GET_CAPABILITIES_V4_OUT_ACCESS_NOT_PERMITTED 0xff */
10806 /* enum: PF does not exist. */
10807 /*               MC_CMD_GET_CAPABILITIES_V4_OUT_PF_NOT_PRESENT 0xfe */
10808 /* Number of VIs available for each external port */
10809 #define MC_CMD_GET_CAPABILITIES_V4_OUT_NUM_VIS_PER_PORT_OFST 58
10810 #define MC_CMD_GET_CAPABILITIES_V4_OUT_NUM_VIS_PER_PORT_LEN 2
10811 #define MC_CMD_GET_CAPABILITIES_V4_OUT_NUM_VIS_PER_PORT_NUM 4
10812 /* Size of RX descriptor cache expressed as binary logarithm The actual size
10813  * equals (2 ^ RX_DESC_CACHE_SIZE)
10814  */
10815 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_DESC_CACHE_SIZE_OFST 66
10816 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_DESC_CACHE_SIZE_LEN 1
10817 /* Size of TX descriptor cache expressed as binary logarithm The actual size
10818  * equals (2 ^ TX_DESC_CACHE_SIZE)
10819  */
10820 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_DESC_CACHE_SIZE_OFST 67
10821 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_DESC_CACHE_SIZE_LEN 1
10822 /* Total number of available PIO buffers */
10823 #define MC_CMD_GET_CAPABILITIES_V4_OUT_NUM_PIO_BUFFS_OFST 68
10824 #define MC_CMD_GET_CAPABILITIES_V4_OUT_NUM_PIO_BUFFS_LEN 2
10825 /* Size of a single PIO buffer */
10826 #define MC_CMD_GET_CAPABILITIES_V4_OUT_SIZE_PIO_BUFF_OFST 70
10827 #define MC_CMD_GET_CAPABILITIES_V4_OUT_SIZE_PIO_BUFF_LEN 2
10828 /* On chips later than Medford the amount of address space assigned to each VI
10829  * is configurable. This is a global setting that the driver must query to
10830  * discover the VI to address mapping. Cut-through PIO (CTPIO) is not available
10831  * with 8k VI windows.
10832  */
10833 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VI_WINDOW_MODE_OFST 72
10834 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VI_WINDOW_MODE_LEN 1
10835 /* enum: Each VI occupies 8k as on Huntington and Medford. PIO is at offset 4k.
10836  * CTPIO is not mapped.
10837  */
10838 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VI_WINDOW_MODE_8K 0x0
10839 /* enum: Each VI occupies 16k. PIO is at offset 4k. CTPIO is at offset 12k. */
10840 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VI_WINDOW_MODE_16K 0x1
10841 /* enum: Each VI occupies 64k. PIO is at offset 4k. CTPIO is at offset 12k. */
10842 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VI_WINDOW_MODE_64K 0x2
10843 /* Number of vFIFOs per adapter that can be used for VFIFO Stuffing
10844  * (SF-115995-SW) in the present configuration of firmware and port mode.
10845  */
10846 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VFIFO_STUFFING_NUM_VFIFOS_OFST 73
10847 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VFIFO_STUFFING_NUM_VFIFOS_LEN 1
10848 /* Number of buffers per adapter that can be used for VFIFO Stuffing
10849  * (SF-115995-SW) in the present configuration of firmware and port mode.
10850  */
10851 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VFIFO_STUFFING_NUM_CP_BUFFERS_OFST 74
10852 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VFIFO_STUFFING_NUM_CP_BUFFERS_LEN 2
10853 /* Entry count in the MAC stats array, including the final GENERATION_END
10854  * entry. For MAC stats DMA, drivers should allocate a buffer large enough to
10855  * hold at least this many 64-bit stats values, if they wish to receive all
10856  * available stats. If the buffer is shorter than MAC_STATS_NUM_STATS * 8, the
10857  * stats array returned will be truncated.
10858  */
10859 #define MC_CMD_GET_CAPABILITIES_V4_OUT_MAC_STATS_NUM_STATS_OFST 76
10860 #define MC_CMD_GET_CAPABILITIES_V4_OUT_MAC_STATS_NUM_STATS_LEN 2
10861
10862
10863 /***********************************/
10864 /* MC_CMD_V2_EXTN
10865  * Encapsulation for a v2 extended command
10866  */
10867 #define MC_CMD_V2_EXTN 0x7f
10868
10869 /* MC_CMD_V2_EXTN_IN msgrequest */
10870 #define MC_CMD_V2_EXTN_IN_LEN 4
10871 /* the extended command number */
10872 #define MC_CMD_V2_EXTN_IN_EXTENDED_CMD_LBN 0
10873 #define MC_CMD_V2_EXTN_IN_EXTENDED_CMD_WIDTH 15
10874 #define MC_CMD_V2_EXTN_IN_UNUSED_LBN 15
10875 #define MC_CMD_V2_EXTN_IN_UNUSED_WIDTH 1
10876 /* the actual length of the encapsulated command (which is not in the v1
10877  * header)
10878  */
10879 #define MC_CMD_V2_EXTN_IN_ACTUAL_LEN_LBN 16
10880 #define MC_CMD_V2_EXTN_IN_ACTUAL_LEN_WIDTH 10
10881 #define MC_CMD_V2_EXTN_IN_UNUSED2_LBN 26
10882 #define MC_CMD_V2_EXTN_IN_UNUSED2_WIDTH 2
10883 /* Type of command/response */
10884 #define MC_CMD_V2_EXTN_IN_MESSAGE_TYPE_LBN 28
10885 #define MC_CMD_V2_EXTN_IN_MESSAGE_TYPE_WIDTH 4
10886 /* enum: MCDI command directed to or response originating from the MC. */
10887 #define MC_CMD_V2_EXTN_IN_MCDI_MESSAGE_TYPE_MC 0x0
10888 /* enum: MCDI command directed to a TSA controller. MCDI responses of this type
10889  * are not defined.
10890  */
10891 #define MC_CMD_V2_EXTN_IN_MCDI_MESSAGE_TYPE_TSA 0x1
10892
10893
10894 /***********************************/
10895 /* MC_CMD_TCM_BUCKET_ALLOC
10896  * Allocate a pacer bucket (for qau rp or a snapper test)
10897  */
10898 #define MC_CMD_TCM_BUCKET_ALLOC 0xb2
10899 #undef  MC_CMD_0xb2_PRIVILEGE_CTG
10900
10901 #define MC_CMD_0xb2_PRIVILEGE_CTG SRIOV_CTG_GENERAL
10902
10903 /* MC_CMD_TCM_BUCKET_ALLOC_IN msgrequest */
10904 #define MC_CMD_TCM_BUCKET_ALLOC_IN_LEN 0
10905
10906 /* MC_CMD_TCM_BUCKET_ALLOC_OUT msgresponse */
10907 #define MC_CMD_TCM_BUCKET_ALLOC_OUT_LEN 4
10908 /* the bucket id */
10909 #define MC_CMD_TCM_BUCKET_ALLOC_OUT_BUCKET_OFST 0
10910 #define MC_CMD_TCM_BUCKET_ALLOC_OUT_BUCKET_LEN 4
10911
10912
10913 /***********************************/
10914 /* MC_CMD_TCM_BUCKET_FREE
10915  * Free a pacer bucket
10916  */
10917 #define MC_CMD_TCM_BUCKET_FREE 0xb3
10918 #undef  MC_CMD_0xb3_PRIVILEGE_CTG
10919
10920 #define MC_CMD_0xb3_PRIVILEGE_CTG SRIOV_CTG_GENERAL
10921
10922 /* MC_CMD_TCM_BUCKET_FREE_IN msgrequest */
10923 #define MC_CMD_TCM_BUCKET_FREE_IN_LEN 4
10924 /* the bucket id */
10925 #define MC_CMD_TCM_BUCKET_FREE_IN_BUCKET_OFST 0
10926 #define MC_CMD_TCM_BUCKET_FREE_IN_BUCKET_LEN 4
10927
10928 /* MC_CMD_TCM_BUCKET_FREE_OUT msgresponse */
10929 #define MC_CMD_TCM_BUCKET_FREE_OUT_LEN 0
10930
10931
10932 /***********************************/
10933 /* MC_CMD_TCM_BUCKET_INIT
10934  * Initialise pacer bucket with a given rate
10935  */
10936 #define MC_CMD_TCM_BUCKET_INIT 0xb4
10937 #undef  MC_CMD_0xb4_PRIVILEGE_CTG
10938
10939 #define MC_CMD_0xb4_PRIVILEGE_CTG SRIOV_CTG_GENERAL
10940
10941 /* MC_CMD_TCM_BUCKET_INIT_IN msgrequest */
10942 #define MC_CMD_TCM_BUCKET_INIT_IN_LEN 8
10943 /* the bucket id */
10944 #define MC_CMD_TCM_BUCKET_INIT_IN_BUCKET_OFST 0
10945 #define MC_CMD_TCM_BUCKET_INIT_IN_BUCKET_LEN 4
10946 /* the rate in mbps */
10947 #define MC_CMD_TCM_BUCKET_INIT_IN_RATE_OFST 4
10948 #define MC_CMD_TCM_BUCKET_INIT_IN_RATE_LEN 4
10949
10950 /* MC_CMD_TCM_BUCKET_INIT_EXT_IN msgrequest */
10951 #define MC_CMD_TCM_BUCKET_INIT_EXT_IN_LEN 12
10952 /* the bucket id */
10953 #define MC_CMD_TCM_BUCKET_INIT_EXT_IN_BUCKET_OFST 0
10954 #define MC_CMD_TCM_BUCKET_INIT_EXT_IN_BUCKET_LEN 4
10955 /* the rate in mbps */
10956 #define MC_CMD_TCM_BUCKET_INIT_EXT_IN_RATE_OFST 4
10957 #define MC_CMD_TCM_BUCKET_INIT_EXT_IN_RATE_LEN 4
10958 /* the desired maximum fill level */
10959 #define MC_CMD_TCM_BUCKET_INIT_EXT_IN_MAX_FILL_OFST 8
10960 #define MC_CMD_TCM_BUCKET_INIT_EXT_IN_MAX_FILL_LEN 4
10961
10962 /* MC_CMD_TCM_BUCKET_INIT_OUT msgresponse */
10963 #define MC_CMD_TCM_BUCKET_INIT_OUT_LEN 0
10964
10965
10966 /***********************************/
10967 /* MC_CMD_TCM_TXQ_INIT
10968  * Initialise txq in pacer with given options or set options
10969  */
10970 #define MC_CMD_TCM_TXQ_INIT 0xb5
10971 #undef  MC_CMD_0xb5_PRIVILEGE_CTG
10972
10973 #define MC_CMD_0xb5_PRIVILEGE_CTG SRIOV_CTG_GENERAL
10974
10975 /* MC_CMD_TCM_TXQ_INIT_IN msgrequest */
10976 #define MC_CMD_TCM_TXQ_INIT_IN_LEN 28
10977 /* the txq id */
10978 #define MC_CMD_TCM_TXQ_INIT_IN_QID_OFST 0
10979 #define MC_CMD_TCM_TXQ_INIT_IN_QID_LEN 4
10980 /* the static priority associated with the txq */
10981 #define MC_CMD_TCM_TXQ_INIT_IN_LABEL_OFST 4
10982 #define MC_CMD_TCM_TXQ_INIT_IN_LABEL_LEN 4
10983 /* bitmask of the priority queues this txq is inserted into when inserted. */
10984 #define MC_CMD_TCM_TXQ_INIT_IN_PQ_FLAGS_OFST 8
10985 #define MC_CMD_TCM_TXQ_INIT_IN_PQ_FLAGS_LEN 4
10986 #define MC_CMD_TCM_TXQ_INIT_IN_PQ_FLAG_GUARANTEED_LBN 0
10987 #define MC_CMD_TCM_TXQ_INIT_IN_PQ_FLAG_GUARANTEED_WIDTH 1
10988 #define MC_CMD_TCM_TXQ_INIT_IN_PQ_FLAG_NORMAL_LBN 1
10989 #define MC_CMD_TCM_TXQ_INIT_IN_PQ_FLAG_NORMAL_WIDTH 1
10990 #define MC_CMD_TCM_TXQ_INIT_IN_PQ_FLAG_LOW_LBN 2
10991 #define MC_CMD_TCM_TXQ_INIT_IN_PQ_FLAG_LOW_WIDTH 1
10992 /* the reaction point (RP) bucket */
10993 #define MC_CMD_TCM_TXQ_INIT_IN_RP_BKT_OFST 12
10994 #define MC_CMD_TCM_TXQ_INIT_IN_RP_BKT_LEN 4
10995 /* an already reserved bucket (typically set to bucket associated with outer
10996  * vswitch)
10997  */
10998 #define MC_CMD_TCM_TXQ_INIT_IN_MAX_BKT1_OFST 16
10999 #define MC_CMD_TCM_TXQ_INIT_IN_MAX_BKT1_LEN 4
11000 /* an already reserved bucket (typically set to bucket associated with inner
11001  * vswitch)
11002  */
11003 #define MC_CMD_TCM_TXQ_INIT_IN_MAX_BKT2_OFST 20
11004 #define MC_CMD_TCM_TXQ_INIT_IN_MAX_BKT2_LEN 4
11005 /* the min bucket (typically for ETS/minimum bandwidth) */
11006 #define MC_CMD_TCM_TXQ_INIT_IN_MIN_BKT_OFST 24
11007 #define MC_CMD_TCM_TXQ_INIT_IN_MIN_BKT_LEN 4
11008
11009 /* MC_CMD_TCM_TXQ_INIT_EXT_IN msgrequest */
11010 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_LEN 32
11011 /* the txq id */
11012 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_QID_OFST 0
11013 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_QID_LEN 4
11014 /* the static priority associated with the txq */
11015 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_LABEL_NORMAL_OFST 4
11016 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_LABEL_NORMAL_LEN 4
11017 /* bitmask of the priority queues this txq is inserted into when inserted. */
11018 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_PQ_FLAGS_OFST 8
11019 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_PQ_FLAGS_LEN 4
11020 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_PQ_FLAG_GUARANTEED_LBN 0
11021 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_PQ_FLAG_GUARANTEED_WIDTH 1
11022 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_PQ_FLAG_NORMAL_LBN 1
11023 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_PQ_FLAG_NORMAL_WIDTH 1
11024 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_PQ_FLAG_LOW_LBN 2
11025 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_PQ_FLAG_LOW_WIDTH 1
11026 /* the reaction point (RP) bucket */
11027 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_RP_BKT_OFST 12
11028 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_RP_BKT_LEN 4
11029 /* an already reserved bucket (typically set to bucket associated with outer
11030  * vswitch)
11031  */
11032 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_MAX_BKT1_OFST 16
11033 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_MAX_BKT1_LEN 4
11034 /* an already reserved bucket (typically set to bucket associated with inner
11035  * vswitch)
11036  */
11037 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_MAX_BKT2_OFST 20
11038 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_MAX_BKT2_LEN 4
11039 /* the min bucket (typically for ETS/minimum bandwidth) */
11040 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_MIN_BKT_OFST 24
11041 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_MIN_BKT_LEN 4
11042 /* the static priority associated with the txq */
11043 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_LABEL_GUARANTEED_OFST 28
11044 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_LABEL_GUARANTEED_LEN 4
11045
11046 /* MC_CMD_TCM_TXQ_INIT_OUT msgresponse */
11047 #define MC_CMD_TCM_TXQ_INIT_OUT_LEN 0
11048
11049
11050 /***********************************/
11051 /* MC_CMD_LINK_PIOBUF
11052  * Link a push I/O buffer to a TxQ
11053  */
11054 #define MC_CMD_LINK_PIOBUF 0x92
11055 #undef  MC_CMD_0x92_PRIVILEGE_CTG
11056
11057 #define MC_CMD_0x92_PRIVILEGE_CTG SRIOV_CTG_ONLOAD
11058
11059 /* MC_CMD_LINK_PIOBUF_IN msgrequest */
11060 #define MC_CMD_LINK_PIOBUF_IN_LEN 8
11061 /* Handle for allocated push I/O buffer. */
11062 #define MC_CMD_LINK_PIOBUF_IN_PIOBUF_HANDLE_OFST 0
11063 #define MC_CMD_LINK_PIOBUF_IN_PIOBUF_HANDLE_LEN 4
11064 /* Function Local Instance (VI) number. */
11065 #define MC_CMD_LINK_PIOBUF_IN_TXQ_INSTANCE_OFST 4
11066 #define MC_CMD_LINK_PIOBUF_IN_TXQ_INSTANCE_LEN 4
11067
11068 /* MC_CMD_LINK_PIOBUF_OUT msgresponse */
11069 #define MC_CMD_LINK_PIOBUF_OUT_LEN 0
11070
11071
11072 /***********************************/
11073 /* MC_CMD_UNLINK_PIOBUF
11074  * Unlink a push I/O buffer from a TxQ
11075  */
11076 #define MC_CMD_UNLINK_PIOBUF 0x93
11077 #undef  MC_CMD_0x93_PRIVILEGE_CTG
11078
11079 #define MC_CMD_0x93_PRIVILEGE_CTG SRIOV_CTG_ONLOAD
11080
11081 /* MC_CMD_UNLINK_PIOBUF_IN msgrequest */
11082 #define MC_CMD_UNLINK_PIOBUF_IN_LEN 4
11083 /* Function Local Instance (VI) number. */
11084 #define MC_CMD_UNLINK_PIOBUF_IN_TXQ_INSTANCE_OFST 0
11085 #define MC_CMD_UNLINK_PIOBUF_IN_TXQ_INSTANCE_LEN 4
11086
11087 /* MC_CMD_UNLINK_PIOBUF_OUT msgresponse */
11088 #define MC_CMD_UNLINK_PIOBUF_OUT_LEN 0
11089
11090
11091 /***********************************/
11092 /* MC_CMD_VSWITCH_ALLOC
11093  * allocate and initialise a v-switch.
11094  */
11095 #define MC_CMD_VSWITCH_ALLOC 0x94
11096 #undef  MC_CMD_0x94_PRIVILEGE_CTG
11097
11098 #define MC_CMD_0x94_PRIVILEGE_CTG SRIOV_CTG_GENERAL
11099
11100 /* MC_CMD_VSWITCH_ALLOC_IN msgrequest */
11101 #define MC_CMD_VSWITCH_ALLOC_IN_LEN 16
11102 /* The port to connect to the v-switch's upstream port. */
11103 #define MC_CMD_VSWITCH_ALLOC_IN_UPSTREAM_PORT_ID_OFST 0
11104 #define MC_CMD_VSWITCH_ALLOC_IN_UPSTREAM_PORT_ID_LEN 4
11105 /* The type of v-switch to create. */
11106 #define MC_CMD_VSWITCH_ALLOC_IN_TYPE_OFST 4
11107 #define MC_CMD_VSWITCH_ALLOC_IN_TYPE_LEN 4
11108 /* enum: VLAN */
11109 #define MC_CMD_VSWITCH_ALLOC_IN_VSWITCH_TYPE_VLAN 0x1
11110 /* enum: VEB */
11111 #define MC_CMD_VSWITCH_ALLOC_IN_VSWITCH_TYPE_VEB 0x2
11112 /* enum: VEPA (obsolete) */
11113 #define MC_CMD_VSWITCH_ALLOC_IN_VSWITCH_TYPE_VEPA 0x3
11114 /* enum: MUX */
11115 #define MC_CMD_VSWITCH_ALLOC_IN_VSWITCH_TYPE_MUX 0x4
11116 /* enum: Snapper specific; semantics TBD */
11117 #define MC_CMD_VSWITCH_ALLOC_IN_VSWITCH_TYPE_TEST 0x5
11118 /* Flags controlling v-port creation */
11119 #define MC_CMD_VSWITCH_ALLOC_IN_FLAGS_OFST 8
11120 #define MC_CMD_VSWITCH_ALLOC_IN_FLAGS_LEN 4
11121 #define MC_CMD_VSWITCH_ALLOC_IN_FLAG_AUTO_PORT_LBN 0
11122 #define MC_CMD_VSWITCH_ALLOC_IN_FLAG_AUTO_PORT_WIDTH 1
11123 /* The number of VLAN tags to allow for attached v-ports. For VLAN aggregators,
11124  * this must be one or greated, and the attached v-ports must have exactly this
11125  * number of tags. For other v-switch types, this must be zero of greater, and
11126  * is an upper limit on the number of VLAN tags for attached v-ports. An error
11127  * will be returned if existing configuration means we can't support attached
11128  * v-ports with this number of tags.
11129  */
11130 #define MC_CMD_VSWITCH_ALLOC_IN_NUM_VLAN_TAGS_OFST 12
11131 #define MC_CMD_VSWITCH_ALLOC_IN_NUM_VLAN_TAGS_LEN 4
11132
11133 /* MC_CMD_VSWITCH_ALLOC_OUT msgresponse */
11134 #define MC_CMD_VSWITCH_ALLOC_OUT_LEN 0
11135
11136
11137 /***********************************/
11138 /* MC_CMD_VSWITCH_FREE
11139  * de-allocate a v-switch.
11140  */
11141 #define MC_CMD_VSWITCH_FREE 0x95
11142 #undef  MC_CMD_0x95_PRIVILEGE_CTG
11143
11144 #define MC_CMD_0x95_PRIVILEGE_CTG SRIOV_CTG_GENERAL
11145
11146 /* MC_CMD_VSWITCH_FREE_IN msgrequest */
11147 #define MC_CMD_VSWITCH_FREE_IN_LEN 4
11148 /* The port to which the v-switch is connected. */
11149 #define MC_CMD_VSWITCH_FREE_IN_UPSTREAM_PORT_ID_OFST 0
11150 #define MC_CMD_VSWITCH_FREE_IN_UPSTREAM_PORT_ID_LEN 4
11151
11152 /* MC_CMD_VSWITCH_FREE_OUT msgresponse */
11153 #define MC_CMD_VSWITCH_FREE_OUT_LEN 0
11154
11155
11156 /***********************************/
11157 /* MC_CMD_VSWITCH_QUERY
11158  * read some config of v-switch. For now this command is an empty placeholder.
11159  * It may be used to check if a v-switch is connected to a given EVB port (if
11160  * not, then the command returns ENOENT).
11161  */
11162 #define MC_CMD_VSWITCH_QUERY 0x63
11163 #undef  MC_CMD_0x63_PRIVILEGE_CTG
11164
11165 #define MC_CMD_0x63_PRIVILEGE_CTG SRIOV_CTG_GENERAL
11166
11167 /* MC_CMD_VSWITCH_QUERY_IN msgrequest */
11168 #define MC_CMD_VSWITCH_QUERY_IN_LEN 4
11169 /* The port to which the v-switch is connected. */
11170 #define MC_CMD_VSWITCH_QUERY_IN_UPSTREAM_PORT_ID_OFST 0
11171 #define MC_CMD_VSWITCH_QUERY_IN_UPSTREAM_PORT_ID_LEN 4
11172
11173 /* MC_CMD_VSWITCH_QUERY_OUT msgresponse */
11174 #define MC_CMD_VSWITCH_QUERY_OUT_LEN 0
11175
11176
11177 /***********************************/
11178 /* MC_CMD_VPORT_ALLOC
11179  * allocate a v-port.
11180  */
11181 #define MC_CMD_VPORT_ALLOC 0x96
11182 #undef  MC_CMD_0x96_PRIVILEGE_CTG
11183
11184 #define MC_CMD_0x96_PRIVILEGE_CTG SRIOV_CTG_GENERAL
11185
11186 /* MC_CMD_VPORT_ALLOC_IN msgrequest */
11187 #define MC_CMD_VPORT_ALLOC_IN_LEN 20
11188 /* The port to which the v-switch is connected. */
11189 #define MC_CMD_VPORT_ALLOC_IN_UPSTREAM_PORT_ID_OFST 0
11190 #define MC_CMD_VPORT_ALLOC_IN_UPSTREAM_PORT_ID_LEN 4
11191 /* The type of the new v-port. */
11192 #define MC_CMD_VPORT_ALLOC_IN_TYPE_OFST 4
11193 #define MC_CMD_VPORT_ALLOC_IN_TYPE_LEN 4
11194 /* enum: VLAN (obsolete) */
11195 #define MC_CMD_VPORT_ALLOC_IN_VPORT_TYPE_VLAN 0x1
11196 /* enum: VEB (obsolete) */
11197 #define MC_CMD_VPORT_ALLOC_IN_VPORT_TYPE_VEB 0x2
11198 /* enum: VEPA (obsolete) */
11199 #define MC_CMD_VPORT_ALLOC_IN_VPORT_TYPE_VEPA 0x3
11200 /* enum: A normal v-port receives packets which match a specified MAC and/or
11201  * VLAN.
11202  */
11203 #define MC_CMD_VPORT_ALLOC_IN_VPORT_TYPE_NORMAL 0x4
11204 /* enum: An expansion v-port packets traffic which don't match any other
11205  * v-port.
11206  */
11207 #define MC_CMD_VPORT_ALLOC_IN_VPORT_TYPE_EXPANSION 0x5
11208 /* enum: An test v-port receives packets which match any filters installed by
11209  * its downstream components.
11210  */
11211 #define MC_CMD_VPORT_ALLOC_IN_VPORT_TYPE_TEST 0x6
11212 /* Flags controlling v-port creation */
11213 #define MC_CMD_VPORT_ALLOC_IN_FLAGS_OFST 8
11214 #define MC_CMD_VPORT_ALLOC_IN_FLAGS_LEN 4
11215 #define MC_CMD_VPORT_ALLOC_IN_FLAG_AUTO_PORT_LBN 0
11216 #define MC_CMD_VPORT_ALLOC_IN_FLAG_AUTO_PORT_WIDTH 1
11217 #define MC_CMD_VPORT_ALLOC_IN_FLAG_VLAN_RESTRICT_LBN 1
11218 #define MC_CMD_VPORT_ALLOC_IN_FLAG_VLAN_RESTRICT_WIDTH 1
11219 /* The number of VLAN tags to insert/remove. An error will be returned if
11220  * incompatible with the number of VLAN tags specified for the upstream
11221  * v-switch.
11222  */
11223 #define MC_CMD_VPORT_ALLOC_IN_NUM_VLAN_TAGS_OFST 12
11224 #define MC_CMD_VPORT_ALLOC_IN_NUM_VLAN_TAGS_LEN 4
11225 /* The actual VLAN tags to insert/remove */
11226 #define MC_CMD_VPORT_ALLOC_IN_VLAN_TAGS_OFST 16
11227 #define MC_CMD_VPORT_ALLOC_IN_VLAN_TAGS_LEN 4
11228 #define MC_CMD_VPORT_ALLOC_IN_VLAN_TAG_0_LBN 0
11229 #define MC_CMD_VPORT_ALLOC_IN_VLAN_TAG_0_WIDTH 16
11230 #define MC_CMD_VPORT_ALLOC_IN_VLAN_TAG_1_LBN 16
11231 #define MC_CMD_VPORT_ALLOC_IN_VLAN_TAG_1_WIDTH 16
11232
11233 /* MC_CMD_VPORT_ALLOC_OUT msgresponse */
11234 #define MC_CMD_VPORT_ALLOC_OUT_LEN 4
11235 /* The handle of the new v-port */
11236 #define MC_CMD_VPORT_ALLOC_OUT_VPORT_ID_OFST 0
11237 #define MC_CMD_VPORT_ALLOC_OUT_VPORT_ID_LEN 4
11238
11239
11240 /***********************************/
11241 /* MC_CMD_VPORT_FREE
11242  * de-allocate a v-port.
11243  */
11244 #define MC_CMD_VPORT_FREE 0x97
11245 #undef  MC_CMD_0x97_PRIVILEGE_CTG
11246
11247 #define MC_CMD_0x97_PRIVILEGE_CTG SRIOV_CTG_GENERAL
11248
11249 /* MC_CMD_VPORT_FREE_IN msgrequest */
11250 #define MC_CMD_VPORT_FREE_IN_LEN 4
11251 /* The handle of the v-port */
11252 #define MC_CMD_VPORT_FREE_IN_VPORT_ID_OFST 0
11253 #define MC_CMD_VPORT_FREE_IN_VPORT_ID_LEN 4
11254
11255 /* MC_CMD_VPORT_FREE_OUT msgresponse */
11256 #define MC_CMD_VPORT_FREE_OUT_LEN 0
11257
11258
11259 /***********************************/
11260 /* MC_CMD_VADAPTOR_ALLOC
11261  * allocate a v-adaptor.
11262  */
11263 #define MC_CMD_VADAPTOR_ALLOC 0x98
11264 #undef  MC_CMD_0x98_PRIVILEGE_CTG
11265
11266 #define MC_CMD_0x98_PRIVILEGE_CTG SRIOV_CTG_GENERAL
11267
11268 /* MC_CMD_VADAPTOR_ALLOC_IN msgrequest */
11269 #define MC_CMD_VADAPTOR_ALLOC_IN_LEN 30
11270 /* The port to connect to the v-adaptor's port. */
11271 #define MC_CMD_VADAPTOR_ALLOC_IN_UPSTREAM_PORT_ID_OFST 0
11272 #define MC_CMD_VADAPTOR_ALLOC_IN_UPSTREAM_PORT_ID_LEN 4
11273 /* Flags controlling v-adaptor creation */
11274 #define MC_CMD_VADAPTOR_ALLOC_IN_FLAGS_OFST 8
11275 #define MC_CMD_VADAPTOR_ALLOC_IN_FLAGS_LEN 4
11276 #define MC_CMD_VADAPTOR_ALLOC_IN_FLAG_AUTO_VADAPTOR_LBN 0
11277 #define MC_CMD_VADAPTOR_ALLOC_IN_FLAG_AUTO_VADAPTOR_WIDTH 1
11278 #define MC_CMD_VADAPTOR_ALLOC_IN_FLAG_PERMIT_SET_MAC_WHEN_FILTERS_INSTALLED_LBN 1
11279 #define MC_CMD_VADAPTOR_ALLOC_IN_FLAG_PERMIT_SET_MAC_WHEN_FILTERS_INSTALLED_WIDTH 1
11280 /* The number of VLAN tags to strip on receive */
11281 #define MC_CMD_VADAPTOR_ALLOC_IN_NUM_VLANS_OFST 12
11282 #define MC_CMD_VADAPTOR_ALLOC_IN_NUM_VLANS_LEN 4
11283 /* The number of VLAN tags to transparently insert/remove. */
11284 #define MC_CMD_VADAPTOR_ALLOC_IN_NUM_VLAN_TAGS_OFST 16
11285 #define MC_CMD_VADAPTOR_ALLOC_IN_NUM_VLAN_TAGS_LEN 4
11286 /* The actual VLAN tags to insert/remove */
11287 #define MC_CMD_VADAPTOR_ALLOC_IN_VLAN_TAGS_OFST 20
11288 #define MC_CMD_VADAPTOR_ALLOC_IN_VLAN_TAGS_LEN 4
11289 #define MC_CMD_VADAPTOR_ALLOC_IN_VLAN_TAG_0_LBN 0
11290 #define MC_CMD_VADAPTOR_ALLOC_IN_VLAN_TAG_0_WIDTH 16
11291 #define MC_CMD_VADAPTOR_ALLOC_IN_VLAN_TAG_1_LBN 16
11292 #define MC_CMD_VADAPTOR_ALLOC_IN_VLAN_TAG_1_WIDTH 16
11293 /* The MAC address to assign to this v-adaptor */
11294 #define MC_CMD_VADAPTOR_ALLOC_IN_MACADDR_OFST 24
11295 #define MC_CMD_VADAPTOR_ALLOC_IN_MACADDR_LEN 6
11296 /* enum: Derive the MAC address from the upstream port */
11297 #define MC_CMD_VADAPTOR_ALLOC_IN_AUTO_MAC 0x0
11298
11299 /* MC_CMD_VADAPTOR_ALLOC_OUT msgresponse */
11300 #define MC_CMD_VADAPTOR_ALLOC_OUT_LEN 0
11301
11302
11303 /***********************************/
11304 /* MC_CMD_VADAPTOR_FREE
11305  * de-allocate a v-adaptor.
11306  */
11307 #define MC_CMD_VADAPTOR_FREE 0x99
11308 #undef  MC_CMD_0x99_PRIVILEGE_CTG
11309
11310 #define MC_CMD_0x99_PRIVILEGE_CTG SRIOV_CTG_GENERAL
11311
11312 /* MC_CMD_VADAPTOR_FREE_IN msgrequest */
11313 #define MC_CMD_VADAPTOR_FREE_IN_LEN 4
11314 /* The port to which the v-adaptor is connected. */
11315 #define MC_CMD_VADAPTOR_FREE_IN_UPSTREAM_PORT_ID_OFST 0
11316 #define MC_CMD_VADAPTOR_FREE_IN_UPSTREAM_PORT_ID_LEN 4
11317
11318 /* MC_CMD_VADAPTOR_FREE_OUT msgresponse */
11319 #define MC_CMD_VADAPTOR_FREE_OUT_LEN 0
11320
11321
11322 /***********************************/
11323 /* MC_CMD_VADAPTOR_SET_MAC
11324  * assign a new MAC address to a v-adaptor.
11325  */
11326 #define MC_CMD_VADAPTOR_SET_MAC 0x5d
11327 #undef  MC_CMD_0x5d_PRIVILEGE_CTG
11328
11329 #define MC_CMD_0x5d_PRIVILEGE_CTG SRIOV_CTG_GENERAL
11330
11331 /* MC_CMD_VADAPTOR_SET_MAC_IN msgrequest */
11332 #define MC_CMD_VADAPTOR_SET_MAC_IN_LEN 10
11333 /* The port to which the v-adaptor is connected. */
11334 #define MC_CMD_VADAPTOR_SET_MAC_IN_UPSTREAM_PORT_ID_OFST 0
11335 #define MC_CMD_VADAPTOR_SET_MAC_IN_UPSTREAM_PORT_ID_LEN 4
11336 /* The new MAC address to assign to this v-adaptor */
11337 #define MC_CMD_VADAPTOR_SET_MAC_IN_MACADDR_OFST 4
11338 #define MC_CMD_VADAPTOR_SET_MAC_IN_MACADDR_LEN 6
11339
11340 /* MC_CMD_VADAPTOR_SET_MAC_OUT msgresponse */
11341 #define MC_CMD_VADAPTOR_SET_MAC_OUT_LEN 0
11342
11343
11344 /***********************************/
11345 /* MC_CMD_VADAPTOR_GET_MAC
11346  * read the MAC address assigned to a v-adaptor.
11347  */
11348 #define MC_CMD_VADAPTOR_GET_MAC 0x5e
11349 #undef  MC_CMD_0x5e_PRIVILEGE_CTG
11350
11351 #define MC_CMD_0x5e_PRIVILEGE_CTG SRIOV_CTG_GENERAL
11352
11353 /* MC_CMD_VADAPTOR_GET_MAC_IN msgrequest */
11354 #define MC_CMD_VADAPTOR_GET_MAC_IN_LEN 4
11355 /* The port to which the v-adaptor is connected. */
11356 #define MC_CMD_VADAPTOR_GET_MAC_IN_UPSTREAM_PORT_ID_OFST 0
11357 #define MC_CMD_VADAPTOR_GET_MAC_IN_UPSTREAM_PORT_ID_LEN 4
11358
11359 /* MC_CMD_VADAPTOR_GET_MAC_OUT msgresponse */
11360 #define MC_CMD_VADAPTOR_GET_MAC_OUT_LEN 6
11361 /* The MAC address assigned to this v-adaptor */
11362 #define MC_CMD_VADAPTOR_GET_MAC_OUT_MACADDR_OFST 0
11363 #define MC_CMD_VADAPTOR_GET_MAC_OUT_MACADDR_LEN 6
11364
11365
11366 /***********************************/
11367 /* MC_CMD_VADAPTOR_QUERY
11368  * read some config of v-adaptor.
11369  */
11370 #define MC_CMD_VADAPTOR_QUERY 0x61
11371 #undef  MC_CMD_0x61_PRIVILEGE_CTG
11372
11373 #define MC_CMD_0x61_PRIVILEGE_CTG SRIOV_CTG_GENERAL
11374
11375 /* MC_CMD_VADAPTOR_QUERY_IN msgrequest */
11376 #define MC_CMD_VADAPTOR_QUERY_IN_LEN 4
11377 /* The port to which the v-adaptor is connected. */
11378 #define MC_CMD_VADAPTOR_QUERY_IN_UPSTREAM_PORT_ID_OFST 0
11379 #define MC_CMD_VADAPTOR_QUERY_IN_UPSTREAM_PORT_ID_LEN 4
11380
11381 /* MC_CMD_VADAPTOR_QUERY_OUT msgresponse */
11382 #define MC_CMD_VADAPTOR_QUERY_OUT_LEN 12
11383 /* The EVB port flags as defined at MC_CMD_VPORT_ALLOC. */
11384 #define MC_CMD_VADAPTOR_QUERY_OUT_PORT_FLAGS_OFST 0
11385 #define MC_CMD_VADAPTOR_QUERY_OUT_PORT_FLAGS_LEN 4
11386 /* The v-adaptor flags as defined at MC_CMD_VADAPTOR_ALLOC. */
11387 #define MC_CMD_VADAPTOR_QUERY_OUT_VADAPTOR_FLAGS_OFST 4
11388 #define MC_CMD_VADAPTOR_QUERY_OUT_VADAPTOR_FLAGS_LEN 4
11389 /* The number of VLAN tags that may still be added */
11390 #define MC_CMD_VADAPTOR_QUERY_OUT_NUM_AVAILABLE_VLAN_TAGS_OFST 8
11391 #define MC_CMD_VADAPTOR_QUERY_OUT_NUM_AVAILABLE_VLAN_TAGS_LEN 4
11392
11393
11394 /***********************************/
11395 /* MC_CMD_EVB_PORT_ASSIGN
11396  * assign a port to a PCI function.
11397  */
11398 #define MC_CMD_EVB_PORT_ASSIGN 0x9a
11399 #undef  MC_CMD_0x9a_PRIVILEGE_CTG
11400
11401 #define MC_CMD_0x9a_PRIVILEGE_CTG SRIOV_CTG_GENERAL
11402
11403 /* MC_CMD_EVB_PORT_ASSIGN_IN msgrequest */
11404 #define MC_CMD_EVB_PORT_ASSIGN_IN_LEN 8
11405 /* The port to assign. */
11406 #define MC_CMD_EVB_PORT_ASSIGN_IN_PORT_ID_OFST 0
11407 #define MC_CMD_EVB_PORT_ASSIGN_IN_PORT_ID_LEN 4
11408 /* The target function to modify. */
11409 #define MC_CMD_EVB_PORT_ASSIGN_IN_FUNCTION_OFST 4
11410 #define MC_CMD_EVB_PORT_ASSIGN_IN_FUNCTION_LEN 4
11411 #define MC_CMD_EVB_PORT_ASSIGN_IN_PF_LBN 0
11412 #define MC_CMD_EVB_PORT_ASSIGN_IN_PF_WIDTH 16
11413 #define MC_CMD_EVB_PORT_ASSIGN_IN_VF_LBN 16
11414 #define MC_CMD_EVB_PORT_ASSIGN_IN_VF_WIDTH 16
11415
11416 /* MC_CMD_EVB_PORT_ASSIGN_OUT msgresponse */
11417 #define MC_CMD_EVB_PORT_ASSIGN_OUT_LEN 0
11418
11419
11420 /***********************************/
11421 /* MC_CMD_RDWR_A64_REGIONS
11422  * Assign the 64 bit region addresses.
11423  */
11424 #define MC_CMD_RDWR_A64_REGIONS 0x9b
11425 #undef  MC_CMD_0x9b_PRIVILEGE_CTG
11426
11427 #define MC_CMD_0x9b_PRIVILEGE_CTG SRIOV_CTG_ADMIN
11428
11429 /* MC_CMD_RDWR_A64_REGIONS_IN msgrequest */
11430 #define MC_CMD_RDWR_A64_REGIONS_IN_LEN 17
11431 #define MC_CMD_RDWR_A64_REGIONS_IN_REGION0_OFST 0
11432 #define MC_CMD_RDWR_A64_REGIONS_IN_REGION0_LEN 4
11433 #define MC_CMD_RDWR_A64_REGIONS_IN_REGION1_OFST 4
11434 #define MC_CMD_RDWR_A64_REGIONS_IN_REGION1_LEN 4
11435 #define MC_CMD_RDWR_A64_REGIONS_IN_REGION2_OFST 8
11436 #define MC_CMD_RDWR_A64_REGIONS_IN_REGION2_LEN 4
11437 #define MC_CMD_RDWR_A64_REGIONS_IN_REGION3_OFST 12
11438 #define MC_CMD_RDWR_A64_REGIONS_IN_REGION3_LEN 4
11439 /* Write enable bits 0-3, set to write, clear to read. */
11440 #define MC_CMD_RDWR_A64_REGIONS_IN_WRITE_MASK_LBN 128
11441 #define MC_CMD_RDWR_A64_REGIONS_IN_WRITE_MASK_WIDTH 4
11442 #define MC_CMD_RDWR_A64_REGIONS_IN_WRITE_MASK_BYTE_OFST 16
11443 #define MC_CMD_RDWR_A64_REGIONS_IN_WRITE_MASK_BYTE_LEN 1
11444
11445 /* MC_CMD_RDWR_A64_REGIONS_OUT msgresponse: This data always included
11446  * regardless of state of write bits in the request.
11447  */
11448 #define MC_CMD_RDWR_A64_REGIONS_OUT_LEN 16
11449 #define MC_CMD_RDWR_A64_REGIONS_OUT_REGION0_OFST 0
11450 #define MC_CMD_RDWR_A64_REGIONS_OUT_REGION0_LEN 4
11451 #define MC_CMD_RDWR_A64_REGIONS_OUT_REGION1_OFST 4
11452 #define MC_CMD_RDWR_A64_REGIONS_OUT_REGION1_LEN 4
11453 #define MC_CMD_RDWR_A64_REGIONS_OUT_REGION2_OFST 8
11454 #define MC_CMD_RDWR_A64_REGIONS_OUT_REGION2_LEN 4
11455 #define MC_CMD_RDWR_A64_REGIONS_OUT_REGION3_OFST 12
11456 #define MC_CMD_RDWR_A64_REGIONS_OUT_REGION3_LEN 4
11457
11458
11459 /***********************************/
11460 /* MC_CMD_ONLOAD_STACK_ALLOC
11461  * Allocate an Onload stack ID.
11462  */
11463 #define MC_CMD_ONLOAD_STACK_ALLOC 0x9c
11464 #undef  MC_CMD_0x9c_PRIVILEGE_CTG
11465
11466 #define MC_CMD_0x9c_PRIVILEGE_CTG SRIOV_CTG_ONLOAD
11467
11468 /* MC_CMD_ONLOAD_STACK_ALLOC_IN msgrequest */
11469 #define MC_CMD_ONLOAD_STACK_ALLOC_IN_LEN 4
11470 /* The handle of the owning upstream port */
11471 #define MC_CMD_ONLOAD_STACK_ALLOC_IN_UPSTREAM_PORT_ID_OFST 0
11472 #define MC_CMD_ONLOAD_STACK_ALLOC_IN_UPSTREAM_PORT_ID_LEN 4
11473
11474 /* MC_CMD_ONLOAD_STACK_ALLOC_OUT msgresponse */
11475 #define MC_CMD_ONLOAD_STACK_ALLOC_OUT_LEN 4
11476 /* The handle of the new Onload stack */
11477 #define MC_CMD_ONLOAD_STACK_ALLOC_OUT_ONLOAD_STACK_ID_OFST 0
11478 #define MC_CMD_ONLOAD_STACK_ALLOC_OUT_ONLOAD_STACK_ID_LEN 4
11479
11480
11481 /***********************************/
11482 /* MC_CMD_ONLOAD_STACK_FREE
11483  * Free an Onload stack ID.
11484  */
11485 #define MC_CMD_ONLOAD_STACK_FREE 0x9d
11486 #undef  MC_CMD_0x9d_PRIVILEGE_CTG
11487
11488 #define MC_CMD_0x9d_PRIVILEGE_CTG SRIOV_CTG_ONLOAD
11489
11490 /* MC_CMD_ONLOAD_STACK_FREE_IN msgrequest */
11491 #define MC_CMD_ONLOAD_STACK_FREE_IN_LEN 4
11492 /* The handle of the Onload stack */
11493 #define MC_CMD_ONLOAD_STACK_FREE_IN_ONLOAD_STACK_ID_OFST 0
11494 #define MC_CMD_ONLOAD_STACK_FREE_IN_ONLOAD_STACK_ID_LEN 4
11495
11496 /* MC_CMD_ONLOAD_STACK_FREE_OUT msgresponse */
11497 #define MC_CMD_ONLOAD_STACK_FREE_OUT_LEN 0
11498
11499
11500 /***********************************/
11501 /* MC_CMD_RSS_CONTEXT_ALLOC
11502  * Allocate an RSS context.
11503  */
11504 #define MC_CMD_RSS_CONTEXT_ALLOC 0x9e
11505 #undef  MC_CMD_0x9e_PRIVILEGE_CTG
11506
11507 #define MC_CMD_0x9e_PRIVILEGE_CTG SRIOV_CTG_GENERAL
11508
11509 /* MC_CMD_RSS_CONTEXT_ALLOC_IN msgrequest */
11510 #define MC_CMD_RSS_CONTEXT_ALLOC_IN_LEN 12
11511 /* The handle of the owning upstream port */
11512 #define MC_CMD_RSS_CONTEXT_ALLOC_IN_UPSTREAM_PORT_ID_OFST 0
11513 #define MC_CMD_RSS_CONTEXT_ALLOC_IN_UPSTREAM_PORT_ID_LEN 4
11514 /* The type of context to allocate */
11515 #define MC_CMD_RSS_CONTEXT_ALLOC_IN_TYPE_OFST 4
11516 #define MC_CMD_RSS_CONTEXT_ALLOC_IN_TYPE_LEN 4
11517 /* enum: Allocate a context for exclusive use. The key and indirection table
11518  * must be explicitly configured.
11519  */
11520 #define MC_CMD_RSS_CONTEXT_ALLOC_IN_TYPE_EXCLUSIVE 0x0
11521 /* enum: Allocate a context for shared use; this will spread across a range of
11522  * queues, but the key and indirection table are pre-configured and may not be
11523  * changed. For this mode, NUM_QUEUES must 2, 4, 8, 16, 32 or 64.
11524  */
11525 #define MC_CMD_RSS_CONTEXT_ALLOC_IN_TYPE_SHARED 0x1
11526 /* Number of queues spanned by this context, in the range 1-64; valid offsets
11527  * in the indirection table will be in the range 0 to NUM_QUEUES-1.
11528  */
11529 #define MC_CMD_RSS_CONTEXT_ALLOC_IN_NUM_QUEUES_OFST 8
11530 #define MC_CMD_RSS_CONTEXT_ALLOC_IN_NUM_QUEUES_LEN 4
11531
11532 /* MC_CMD_RSS_CONTEXT_ALLOC_OUT msgresponse */
11533 #define MC_CMD_RSS_CONTEXT_ALLOC_OUT_LEN 4
11534 /* The handle of the new RSS context. This should be considered opaque to the
11535  * host, although a value of 0xFFFFFFFF is guaranteed never to be a valid
11536  * handle.
11537  */
11538 #define MC_CMD_RSS_CONTEXT_ALLOC_OUT_RSS_CONTEXT_ID_OFST 0
11539 #define MC_CMD_RSS_CONTEXT_ALLOC_OUT_RSS_CONTEXT_ID_LEN 4
11540 /* enum: guaranteed invalid RSS context handle value */
11541 #define MC_CMD_RSS_CONTEXT_ALLOC_OUT_RSS_CONTEXT_ID_INVALID 0xffffffff
11542
11543
11544 /***********************************/
11545 /* MC_CMD_RSS_CONTEXT_FREE
11546  * Free an RSS context.
11547  */
11548 #define MC_CMD_RSS_CONTEXT_FREE 0x9f
11549 #undef  MC_CMD_0x9f_PRIVILEGE_CTG
11550
11551 #define MC_CMD_0x9f_PRIVILEGE_CTG SRIOV_CTG_GENERAL
11552
11553 /* MC_CMD_RSS_CONTEXT_FREE_IN msgrequest */
11554 #define MC_CMD_RSS_CONTEXT_FREE_IN_LEN 4
11555 /* The handle of the RSS context */
11556 #define MC_CMD_RSS_CONTEXT_FREE_IN_RSS_CONTEXT_ID_OFST 0
11557 #define MC_CMD_RSS_CONTEXT_FREE_IN_RSS_CONTEXT_ID_LEN 4
11558
11559 /* MC_CMD_RSS_CONTEXT_FREE_OUT msgresponse */
11560 #define MC_CMD_RSS_CONTEXT_FREE_OUT_LEN 0
11561
11562
11563 /***********************************/
11564 /* MC_CMD_RSS_CONTEXT_SET_KEY
11565  * Set the Toeplitz hash key for an RSS context.
11566  */
11567 #define MC_CMD_RSS_CONTEXT_SET_KEY 0xa0
11568 #undef  MC_CMD_0xa0_PRIVILEGE_CTG
11569
11570 #define MC_CMD_0xa0_PRIVILEGE_CTG SRIOV_CTG_GENERAL
11571
11572 /* MC_CMD_RSS_CONTEXT_SET_KEY_IN msgrequest */
11573 #define MC_CMD_RSS_CONTEXT_SET_KEY_IN_LEN 44
11574 /* The handle of the RSS context */
11575 #define MC_CMD_RSS_CONTEXT_SET_KEY_IN_RSS_CONTEXT_ID_OFST 0
11576 #define MC_CMD_RSS_CONTEXT_SET_KEY_IN_RSS_CONTEXT_ID_LEN 4
11577 /* The 40-byte Toeplitz hash key (TBD endianness issues?) */
11578 #define MC_CMD_RSS_CONTEXT_SET_KEY_IN_TOEPLITZ_KEY_OFST 4
11579 #define MC_CMD_RSS_CONTEXT_SET_KEY_IN_TOEPLITZ_KEY_LEN 40
11580
11581 /* MC_CMD_RSS_CONTEXT_SET_KEY_OUT msgresponse */
11582 #define MC_CMD_RSS_CONTEXT_SET_KEY_OUT_LEN 0
11583
11584
11585 /***********************************/
11586 /* MC_CMD_RSS_CONTEXT_GET_KEY
11587  * Get the Toeplitz hash key for an RSS context.
11588  */
11589 #define MC_CMD_RSS_CONTEXT_GET_KEY 0xa1
11590 #undef  MC_CMD_0xa1_PRIVILEGE_CTG
11591
11592 #define MC_CMD_0xa1_PRIVILEGE_CTG SRIOV_CTG_GENERAL
11593
11594 /* MC_CMD_RSS_CONTEXT_GET_KEY_IN msgrequest */
11595 #define MC_CMD_RSS_CONTEXT_GET_KEY_IN_LEN 4
11596 /* The handle of the RSS context */
11597 #define MC_CMD_RSS_CONTEXT_GET_KEY_IN_RSS_CONTEXT_ID_OFST 0
11598 #define MC_CMD_RSS_CONTEXT_GET_KEY_IN_RSS_CONTEXT_ID_LEN 4
11599
11600 /* MC_CMD_RSS_CONTEXT_GET_KEY_OUT msgresponse */
11601 #define MC_CMD_RSS_CONTEXT_GET_KEY_OUT_LEN 44
11602 /* The 40-byte Toeplitz hash key (TBD endianness issues?) */
11603 #define MC_CMD_RSS_CONTEXT_GET_KEY_OUT_TOEPLITZ_KEY_OFST 4
11604 #define MC_CMD_RSS_CONTEXT_GET_KEY_OUT_TOEPLITZ_KEY_LEN 40
11605
11606
11607 /***********************************/
11608 /* MC_CMD_RSS_CONTEXT_SET_TABLE
11609  * Set the indirection table for an RSS context.
11610  */
11611 #define MC_CMD_RSS_CONTEXT_SET_TABLE 0xa2
11612 #undef  MC_CMD_0xa2_PRIVILEGE_CTG
11613
11614 #define MC_CMD_0xa2_PRIVILEGE_CTG SRIOV_CTG_GENERAL
11615
11616 /* MC_CMD_RSS_CONTEXT_SET_TABLE_IN msgrequest */
11617 #define MC_CMD_RSS_CONTEXT_SET_TABLE_IN_LEN 132
11618 /* The handle of the RSS context */
11619 #define MC_CMD_RSS_CONTEXT_SET_TABLE_IN_RSS_CONTEXT_ID_OFST 0
11620 #define MC_CMD_RSS_CONTEXT_SET_TABLE_IN_RSS_CONTEXT_ID_LEN 4
11621 /* The 128-byte indirection table (1 byte per entry) */
11622 #define MC_CMD_RSS_CONTEXT_SET_TABLE_IN_INDIRECTION_TABLE_OFST 4
11623 #define MC_CMD_RSS_CONTEXT_SET_TABLE_IN_INDIRECTION_TABLE_LEN 128
11624
11625 /* MC_CMD_RSS_CONTEXT_SET_TABLE_OUT msgresponse */
11626 #define MC_CMD_RSS_CONTEXT_SET_TABLE_OUT_LEN 0
11627
11628
11629 /***********************************/
11630 /* MC_CMD_RSS_CONTEXT_GET_TABLE
11631  * Get the indirection table for an RSS context.
11632  */
11633 #define MC_CMD_RSS_CONTEXT_GET_TABLE 0xa3
11634 #undef  MC_CMD_0xa3_PRIVILEGE_CTG
11635
11636 #define MC_CMD_0xa3_PRIVILEGE_CTG SRIOV_CTG_GENERAL
11637
11638 /* MC_CMD_RSS_CONTEXT_GET_TABLE_IN msgrequest */
11639 #define MC_CMD_RSS_CONTEXT_GET_TABLE_IN_LEN 4
11640 /* The handle of the RSS context */
11641 #define MC_CMD_RSS_CONTEXT_GET_TABLE_IN_RSS_CONTEXT_ID_OFST 0
11642 #define MC_CMD_RSS_CONTEXT_GET_TABLE_IN_RSS_CONTEXT_ID_LEN 4
11643
11644 /* MC_CMD_RSS_CONTEXT_GET_TABLE_OUT msgresponse */
11645 #define MC_CMD_RSS_CONTEXT_GET_TABLE_OUT_LEN 132
11646 /* The 128-byte indirection table (1 byte per entry) */
11647 #define MC_CMD_RSS_CONTEXT_GET_TABLE_OUT_INDIRECTION_TABLE_OFST 4
11648 #define MC_CMD_RSS_CONTEXT_GET_TABLE_OUT_INDIRECTION_TABLE_LEN 128
11649
11650
11651 /***********************************/
11652 /* MC_CMD_RSS_CONTEXT_SET_FLAGS
11653  * Set various control flags for an RSS context.
11654  */
11655 #define MC_CMD_RSS_CONTEXT_SET_FLAGS 0xe1
11656 #undef  MC_CMD_0xe1_PRIVILEGE_CTG
11657
11658 #define MC_CMD_0xe1_PRIVILEGE_CTG SRIOV_CTG_GENERAL
11659
11660 /* MC_CMD_RSS_CONTEXT_SET_FLAGS_IN msgrequest */
11661 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_LEN 8
11662 /* The handle of the RSS context */
11663 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_RSS_CONTEXT_ID_OFST 0
11664 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_RSS_CONTEXT_ID_LEN 4
11665 /* Hash control flags. The _EN bits are always supported, but new modes are
11666  * available when ADDITIONAL_RSS_MODES is reported by MC_CMD_GET_CAPABILITIES:
11667  * in this case, the MODE fields may be set to non-zero values, and will take
11668  * effect regardless of the settings of the _EN flags. See the RSS_MODE
11669  * structure for the meaning of the mode bits. Drivers must check the
11670  * capability before trying to set any _MODE fields, as older firmware will
11671  * reject any attempt to set the FLAGS field to a value > 0xff with EINVAL. In
11672  * the case where all the _MODE flags are zero, the _EN flags take effect,
11673  * providing backward compatibility for existing drivers. (Setting all _MODE
11674  * *and* all _EN flags to zero is valid, to disable RSS spreading for that
11675  * particular packet type.)
11676  */
11677 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_FLAGS_OFST 4
11678 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_FLAGS_LEN 4
11679 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_TOEPLITZ_IPV4_EN_LBN 0
11680 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_TOEPLITZ_IPV4_EN_WIDTH 1
11681 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_TOEPLITZ_TCPV4_EN_LBN 1
11682 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_TOEPLITZ_TCPV4_EN_WIDTH 1
11683 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_TOEPLITZ_IPV6_EN_LBN 2
11684 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_TOEPLITZ_IPV6_EN_WIDTH 1
11685 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_TOEPLITZ_TCPV6_EN_LBN 3
11686 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_TOEPLITZ_TCPV6_EN_WIDTH 1
11687 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_RESERVED_LBN 4
11688 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_RESERVED_WIDTH 4
11689 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_TCP_IPV4_RSS_MODE_LBN 8
11690 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_TCP_IPV4_RSS_MODE_WIDTH 4
11691 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_UDP_IPV4_RSS_MODE_LBN 12
11692 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_UDP_IPV4_RSS_MODE_WIDTH 4
11693 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_OTHER_IPV4_RSS_MODE_LBN 16
11694 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_OTHER_IPV4_RSS_MODE_WIDTH 4
11695 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_TCP_IPV6_RSS_MODE_LBN 20
11696 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_TCP_IPV6_RSS_MODE_WIDTH 4
11697 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_UDP_IPV6_RSS_MODE_LBN 24
11698 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_UDP_IPV6_RSS_MODE_WIDTH 4
11699 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_OTHER_IPV6_RSS_MODE_LBN 28
11700 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_OTHER_IPV6_RSS_MODE_WIDTH 4
11701
11702 /* MC_CMD_RSS_CONTEXT_SET_FLAGS_OUT msgresponse */
11703 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_OUT_LEN 0
11704
11705
11706 /***********************************/
11707 /* MC_CMD_RSS_CONTEXT_GET_FLAGS
11708  * Get various control flags for an RSS context.
11709  */
11710 #define MC_CMD_RSS_CONTEXT_GET_FLAGS 0xe2
11711 #undef  MC_CMD_0xe2_PRIVILEGE_CTG
11712
11713 #define MC_CMD_0xe2_PRIVILEGE_CTG SRIOV_CTG_GENERAL
11714
11715 /* MC_CMD_RSS_CONTEXT_GET_FLAGS_IN msgrequest */
11716 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_IN_LEN 4
11717 /* The handle of the RSS context */
11718 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_IN_RSS_CONTEXT_ID_OFST 0
11719 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_IN_RSS_CONTEXT_ID_LEN 4
11720
11721 /* MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT msgresponse */
11722 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_LEN 8
11723 /* Hash control flags. If all _MODE bits are zero (which will always be true
11724  * for older firmware which does not report the ADDITIONAL_RSS_MODES
11725  * capability), the _EN bits report the state. If any _MODE bits are non-zero
11726  * (which will only be true when the firmware reports ADDITIONAL_RSS_MODES)
11727  * then the _EN bits should be disregarded, although the _MODE flags are
11728  * guaranteed to be consistent with the _EN flags for a freshly-allocated RSS
11729  * context and in the case where the _EN flags were used in the SET. This
11730  * provides backward compatibility: old drivers will not be attempting to
11731  * derive any meaning from the _MODE bits (and can never set them to any value
11732  * not representable by the _EN bits); new drivers can always determine the
11733  * mode by looking only at the _MODE bits; the value returned by a GET can
11734  * always be used for a SET regardless of old/new driver vs. old/new firmware.
11735  */
11736 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_FLAGS_OFST 4
11737 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_FLAGS_LEN 4
11738 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_TOEPLITZ_IPV4_EN_LBN 0
11739 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_TOEPLITZ_IPV4_EN_WIDTH 1
11740 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_TOEPLITZ_TCPV4_EN_LBN 1
11741 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_TOEPLITZ_TCPV4_EN_WIDTH 1
11742 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_TOEPLITZ_IPV6_EN_LBN 2
11743 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_TOEPLITZ_IPV6_EN_WIDTH 1
11744 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_TOEPLITZ_TCPV6_EN_LBN 3
11745 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_TOEPLITZ_TCPV6_EN_WIDTH 1
11746 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_RESERVED_LBN 4
11747 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_RESERVED_WIDTH 4
11748 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_TCP_IPV4_RSS_MODE_LBN 8
11749 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_TCP_IPV4_RSS_MODE_WIDTH 4
11750 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_UDP_IPV4_RSS_MODE_LBN 12
11751 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_UDP_IPV4_RSS_MODE_WIDTH 4
11752 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_OTHER_IPV4_RSS_MODE_LBN 16
11753 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_OTHER_IPV4_RSS_MODE_WIDTH 4
11754 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_TCP_IPV6_RSS_MODE_LBN 20
11755 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_TCP_IPV6_RSS_MODE_WIDTH 4
11756 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_UDP_IPV6_RSS_MODE_LBN 24
11757 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_UDP_IPV6_RSS_MODE_WIDTH 4
11758 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_OTHER_IPV6_RSS_MODE_LBN 28
11759 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_OTHER_IPV6_RSS_MODE_WIDTH 4
11760
11761
11762 /***********************************/
11763 /* MC_CMD_DOT1P_MAPPING_ALLOC
11764  * Allocate a .1p mapping.
11765  */
11766 #define MC_CMD_DOT1P_MAPPING_ALLOC 0xa4
11767 #undef  MC_CMD_0xa4_PRIVILEGE_CTG
11768
11769 #define MC_CMD_0xa4_PRIVILEGE_CTG SRIOV_CTG_ADMIN
11770
11771 /* MC_CMD_DOT1P_MAPPING_ALLOC_IN msgrequest */
11772 #define MC_CMD_DOT1P_MAPPING_ALLOC_IN_LEN 8
11773 /* The handle of the owning upstream port */
11774 #define MC_CMD_DOT1P_MAPPING_ALLOC_IN_UPSTREAM_PORT_ID_OFST 0
11775 #define MC_CMD_DOT1P_MAPPING_ALLOC_IN_UPSTREAM_PORT_ID_LEN 4
11776 /* Number of queues spanned by this mapping, in the range 1-64; valid fixed
11777  * offsets in the mapping table will be in the range 0 to NUM_QUEUES-1, and
11778  * referenced RSS contexts must span no more than this number.
11779  */
11780 #define MC_CMD_DOT1P_MAPPING_ALLOC_IN_NUM_QUEUES_OFST 4
11781 #define MC_CMD_DOT1P_MAPPING_ALLOC_IN_NUM_QUEUES_LEN 4
11782
11783 /* MC_CMD_DOT1P_MAPPING_ALLOC_OUT msgresponse */
11784 #define MC_CMD_DOT1P_MAPPING_ALLOC_OUT_LEN 4
11785 /* The handle of the new .1p mapping. This should be considered opaque to the
11786  * host, although a value of 0xFFFFFFFF is guaranteed never to be a valid
11787  * handle.
11788  */
11789 #define MC_CMD_DOT1P_MAPPING_ALLOC_OUT_DOT1P_MAPPING_ID_OFST 0
11790 #define MC_CMD_DOT1P_MAPPING_ALLOC_OUT_DOT1P_MAPPING_ID_LEN 4
11791 /* enum: guaranteed invalid .1p mapping handle value */
11792 #define MC_CMD_DOT1P_MAPPING_ALLOC_OUT_DOT1P_MAPPING_ID_INVALID 0xffffffff
11793
11794
11795 /***********************************/
11796 /* MC_CMD_DOT1P_MAPPING_FREE
11797  * Free a .1p mapping.
11798  */
11799 #define MC_CMD_DOT1P_MAPPING_FREE 0xa5
11800 #undef  MC_CMD_0xa5_PRIVILEGE_CTG
11801
11802 #define MC_CMD_0xa5_PRIVILEGE_CTG SRIOV_CTG_ADMIN
11803
11804 /* MC_CMD_DOT1P_MAPPING_FREE_IN msgrequest */
11805 #define MC_CMD_DOT1P_MAPPING_FREE_IN_LEN 4
11806 /* The handle of the .1p mapping */
11807 #define MC_CMD_DOT1P_MAPPING_FREE_IN_DOT1P_MAPPING_ID_OFST 0
11808 #define MC_CMD_DOT1P_MAPPING_FREE_IN_DOT1P_MAPPING_ID_LEN 4
11809
11810 /* MC_CMD_DOT1P_MAPPING_FREE_OUT msgresponse */
11811 #define MC_CMD_DOT1P_MAPPING_FREE_OUT_LEN 0
11812
11813
11814 /***********************************/
11815 /* MC_CMD_DOT1P_MAPPING_SET_TABLE
11816  * Set the mapping table for a .1p mapping.
11817  */
11818 #define MC_CMD_DOT1P_MAPPING_SET_TABLE 0xa6
11819 #undef  MC_CMD_0xa6_PRIVILEGE_CTG
11820
11821 #define MC_CMD_0xa6_PRIVILEGE_CTG SRIOV_CTG_ADMIN
11822
11823 /* MC_CMD_DOT1P_MAPPING_SET_TABLE_IN msgrequest */
11824 #define MC_CMD_DOT1P_MAPPING_SET_TABLE_IN_LEN 36
11825 /* The handle of the .1p mapping */
11826 #define MC_CMD_DOT1P_MAPPING_SET_TABLE_IN_DOT1P_MAPPING_ID_OFST 0
11827 #define MC_CMD_DOT1P_MAPPING_SET_TABLE_IN_DOT1P_MAPPING_ID_LEN 4
11828 /* Per-priority mappings (1 32-bit word per entry - an offset or RSS context
11829  * handle)
11830  */
11831 #define MC_CMD_DOT1P_MAPPING_SET_TABLE_IN_MAPPING_TABLE_OFST 4
11832 #define MC_CMD_DOT1P_MAPPING_SET_TABLE_IN_MAPPING_TABLE_LEN 32
11833
11834 /* MC_CMD_DOT1P_MAPPING_SET_TABLE_OUT msgresponse */
11835 #define MC_CMD_DOT1P_MAPPING_SET_TABLE_OUT_LEN 0
11836
11837
11838 /***********************************/
11839 /* MC_CMD_DOT1P_MAPPING_GET_TABLE
11840  * Get the mapping table for a .1p mapping.
11841  */
11842 #define MC_CMD_DOT1P_MAPPING_GET_TABLE 0xa7
11843 #undef  MC_CMD_0xa7_PRIVILEGE_CTG
11844
11845 #define MC_CMD_0xa7_PRIVILEGE_CTG SRIOV_CTG_ADMIN
11846
11847 /* MC_CMD_DOT1P_MAPPING_GET_TABLE_IN msgrequest */
11848 #define MC_CMD_DOT1P_MAPPING_GET_TABLE_IN_LEN 4
11849 /* The handle of the .1p mapping */
11850 #define MC_CMD_DOT1P_MAPPING_GET_TABLE_IN_DOT1P_MAPPING_ID_OFST 0
11851 #define MC_CMD_DOT1P_MAPPING_GET_TABLE_IN_DOT1P_MAPPING_ID_LEN 4
11852
11853 /* MC_CMD_DOT1P_MAPPING_GET_TABLE_OUT msgresponse */
11854 #define MC_CMD_DOT1P_MAPPING_GET_TABLE_OUT_LEN 36
11855 /* Per-priority mappings (1 32-bit word per entry - an offset or RSS context
11856  * handle)
11857  */
11858 #define MC_CMD_DOT1P_MAPPING_GET_TABLE_OUT_MAPPING_TABLE_OFST 4
11859 #define MC_CMD_DOT1P_MAPPING_GET_TABLE_OUT_MAPPING_TABLE_LEN 32
11860
11861
11862 /***********************************/
11863 /* MC_CMD_GET_VECTOR_CFG
11864  * Get Interrupt Vector config for this PF.
11865  */
11866 #define MC_CMD_GET_VECTOR_CFG 0xbf
11867 #undef  MC_CMD_0xbf_PRIVILEGE_CTG
11868
11869 #define MC_CMD_0xbf_PRIVILEGE_CTG SRIOV_CTG_GENERAL
11870
11871 /* MC_CMD_GET_VECTOR_CFG_IN msgrequest */
11872 #define MC_CMD_GET_VECTOR_CFG_IN_LEN 0
11873
11874 /* MC_CMD_GET_VECTOR_CFG_OUT msgresponse */
11875 #define MC_CMD_GET_VECTOR_CFG_OUT_LEN 12
11876 /* Base absolute interrupt vector number. */
11877 #define MC_CMD_GET_VECTOR_CFG_OUT_VEC_BASE_OFST 0
11878 #define MC_CMD_GET_VECTOR_CFG_OUT_VEC_BASE_LEN 4
11879 /* Number of interrupt vectors allocate to this PF. */
11880 #define MC_CMD_GET_VECTOR_CFG_OUT_VECS_PER_PF_OFST 4
11881 #define MC_CMD_GET_VECTOR_CFG_OUT_VECS_PER_PF_LEN 4
11882 /* Number of interrupt vectors to allocate per VF. */
11883 #define MC_CMD_GET_VECTOR_CFG_OUT_VECS_PER_VF_OFST 8
11884 #define MC_CMD_GET_VECTOR_CFG_OUT_VECS_PER_VF_LEN 4
11885
11886
11887 /***********************************/
11888 /* MC_CMD_SET_VECTOR_CFG
11889  * Set Interrupt Vector config for this PF.
11890  */
11891 #define MC_CMD_SET_VECTOR_CFG 0xc0
11892 #undef  MC_CMD_0xc0_PRIVILEGE_CTG
11893
11894 #define MC_CMD_0xc0_PRIVILEGE_CTG SRIOV_CTG_GENERAL
11895
11896 /* MC_CMD_SET_VECTOR_CFG_IN msgrequest */
11897 #define MC_CMD_SET_VECTOR_CFG_IN_LEN 12
11898 /* Base absolute interrupt vector number, or MC_CMD_RESOURCE_INSTANCE_ANY to
11899  * let the system find a suitable base.
11900  */
11901 #define MC_CMD_SET_VECTOR_CFG_IN_VEC_BASE_OFST 0
11902 #define MC_CMD_SET_VECTOR_CFG_IN_VEC_BASE_LEN 4
11903 /* Number of interrupt vectors allocate to this PF. */
11904 #define MC_CMD_SET_VECTOR_CFG_IN_VECS_PER_PF_OFST 4
11905 #define MC_CMD_SET_VECTOR_CFG_IN_VECS_PER_PF_LEN 4
11906 /* Number of interrupt vectors to allocate per VF. */
11907 #define MC_CMD_SET_VECTOR_CFG_IN_VECS_PER_VF_OFST 8
11908 #define MC_CMD_SET_VECTOR_CFG_IN_VECS_PER_VF_LEN 4
11909
11910 /* MC_CMD_SET_VECTOR_CFG_OUT msgresponse */
11911 #define MC_CMD_SET_VECTOR_CFG_OUT_LEN 0
11912
11913
11914 /***********************************/
11915 /* MC_CMD_VPORT_ADD_MAC_ADDRESS
11916  * Add a MAC address to a v-port
11917  */
11918 #define MC_CMD_VPORT_ADD_MAC_ADDRESS 0xa8
11919 #undef  MC_CMD_0xa8_PRIVILEGE_CTG
11920
11921 #define MC_CMD_0xa8_PRIVILEGE_CTG SRIOV_CTG_GENERAL
11922
11923 /* MC_CMD_VPORT_ADD_MAC_ADDRESS_IN msgrequest */
11924 #define MC_CMD_VPORT_ADD_MAC_ADDRESS_IN_LEN 10
11925 /* The handle of the v-port */
11926 #define MC_CMD_VPORT_ADD_MAC_ADDRESS_IN_VPORT_ID_OFST 0
11927 #define MC_CMD_VPORT_ADD_MAC_ADDRESS_IN_VPORT_ID_LEN 4
11928 /* MAC address to add */
11929 #define MC_CMD_VPORT_ADD_MAC_ADDRESS_IN_MACADDR_OFST 4
11930 #define MC_CMD_VPORT_ADD_MAC_ADDRESS_IN_MACADDR_LEN 6
11931
11932 /* MC_CMD_VPORT_ADD_MAC_ADDRESS_OUT msgresponse */
11933 #define MC_CMD_VPORT_ADD_MAC_ADDRESS_OUT_LEN 0
11934
11935
11936 /***********************************/
11937 /* MC_CMD_VPORT_DEL_MAC_ADDRESS
11938  * Delete a MAC address from a v-port
11939  */
11940 #define MC_CMD_VPORT_DEL_MAC_ADDRESS 0xa9
11941 #undef  MC_CMD_0xa9_PRIVILEGE_CTG
11942
11943 #define MC_CMD_0xa9_PRIVILEGE_CTG SRIOV_CTG_GENERAL
11944
11945 /* MC_CMD_VPORT_DEL_MAC_ADDRESS_IN msgrequest */
11946 #define MC_CMD_VPORT_DEL_MAC_ADDRESS_IN_LEN 10
11947 /* The handle of the v-port */
11948 #define MC_CMD_VPORT_DEL_MAC_ADDRESS_IN_VPORT_ID_OFST 0
11949 #define MC_CMD_VPORT_DEL_MAC_ADDRESS_IN_VPORT_ID_LEN 4
11950 /* MAC address to add */
11951 #define MC_CMD_VPORT_DEL_MAC_ADDRESS_IN_MACADDR_OFST 4
11952 #define MC_CMD_VPORT_DEL_MAC_ADDRESS_IN_MACADDR_LEN 6
11953
11954 /* MC_CMD_VPORT_DEL_MAC_ADDRESS_OUT msgresponse */
11955 #define MC_CMD_VPORT_DEL_MAC_ADDRESS_OUT_LEN 0
11956
11957
11958 /***********************************/
11959 /* MC_CMD_VPORT_GET_MAC_ADDRESSES
11960  * Delete a MAC address from a v-port
11961  */
11962 #define MC_CMD_VPORT_GET_MAC_ADDRESSES 0xaa
11963 #undef  MC_CMD_0xaa_PRIVILEGE_CTG
11964
11965 #define MC_CMD_0xaa_PRIVILEGE_CTG SRIOV_CTG_GENERAL
11966
11967 /* MC_CMD_VPORT_GET_MAC_ADDRESSES_IN msgrequest */
11968 #define MC_CMD_VPORT_GET_MAC_ADDRESSES_IN_LEN 4
11969 /* The handle of the v-port */
11970 #define MC_CMD_VPORT_GET_MAC_ADDRESSES_IN_VPORT_ID_OFST 0
11971 #define MC_CMD_VPORT_GET_MAC_ADDRESSES_IN_VPORT_ID_LEN 4
11972
11973 /* MC_CMD_VPORT_GET_MAC_ADDRESSES_OUT msgresponse */
11974 #define MC_CMD_VPORT_GET_MAC_ADDRESSES_OUT_LENMIN 4
11975 #define MC_CMD_VPORT_GET_MAC_ADDRESSES_OUT_LENMAX 250
11976 #define MC_CMD_VPORT_GET_MAC_ADDRESSES_OUT_LEN(num) (4+6*(num))
11977 /* The number of MAC addresses returned */
11978 #define MC_CMD_VPORT_GET_MAC_ADDRESSES_OUT_MACADDR_COUNT_OFST 0
11979 #define MC_CMD_VPORT_GET_MAC_ADDRESSES_OUT_MACADDR_COUNT_LEN 4
11980 /* Array of MAC addresses */
11981 #define MC_CMD_VPORT_GET_MAC_ADDRESSES_OUT_MACADDR_OFST 4
11982 #define MC_CMD_VPORT_GET_MAC_ADDRESSES_OUT_MACADDR_LEN 6
11983 #define MC_CMD_VPORT_GET_MAC_ADDRESSES_OUT_MACADDR_MINNUM 0
11984 #define MC_CMD_VPORT_GET_MAC_ADDRESSES_OUT_MACADDR_MAXNUM 41
11985
11986
11987 /***********************************/
11988 /* MC_CMD_VPORT_RECONFIGURE
11989  * Replace VLAN tags and/or MAC addresses of an existing v-port. If the v-port
11990  * has already been passed to another function (v-port's user), then that
11991  * function will be reset before applying the changes.
11992  */
11993 #define MC_CMD_VPORT_RECONFIGURE 0xeb
11994 #undef  MC_CMD_0xeb_PRIVILEGE_CTG
11995
11996 #define MC_CMD_0xeb_PRIVILEGE_CTG SRIOV_CTG_GENERAL
11997
11998 /* MC_CMD_VPORT_RECONFIGURE_IN msgrequest */
11999 #define MC_CMD_VPORT_RECONFIGURE_IN_LEN 44
12000 /* The handle of the v-port */
12001 #define MC_CMD_VPORT_RECONFIGURE_IN_VPORT_ID_OFST 0
12002 #define MC_CMD_VPORT_RECONFIGURE_IN_VPORT_ID_LEN 4
12003 /* Flags requesting what should be changed. */
12004 #define MC_CMD_VPORT_RECONFIGURE_IN_FLAGS_OFST 4
12005 #define MC_CMD_VPORT_RECONFIGURE_IN_FLAGS_LEN 4
12006 #define MC_CMD_VPORT_RECONFIGURE_IN_REPLACE_VLAN_TAGS_LBN 0
12007 #define MC_CMD_VPORT_RECONFIGURE_IN_REPLACE_VLAN_TAGS_WIDTH 1
12008 #define MC_CMD_VPORT_RECONFIGURE_IN_REPLACE_MACADDRS_LBN 1
12009 #define MC_CMD_VPORT_RECONFIGURE_IN_REPLACE_MACADDRS_WIDTH 1
12010 /* The number of VLAN tags to insert/remove. An error will be returned if
12011  * incompatible with the number of VLAN tags specified for the upstream
12012  * v-switch.
12013  */
12014 #define MC_CMD_VPORT_RECONFIGURE_IN_NUM_VLAN_TAGS_OFST 8
12015 #define MC_CMD_VPORT_RECONFIGURE_IN_NUM_VLAN_TAGS_LEN 4
12016 /* The actual VLAN tags to insert/remove */
12017 #define MC_CMD_VPORT_RECONFIGURE_IN_VLAN_TAGS_OFST 12
12018 #define MC_CMD_VPORT_RECONFIGURE_IN_VLAN_TAGS_LEN 4
12019 #define MC_CMD_VPORT_RECONFIGURE_IN_VLAN_TAG_0_LBN 0
12020 #define MC_CMD_VPORT_RECONFIGURE_IN_VLAN_TAG_0_WIDTH 16
12021 #define MC_CMD_VPORT_RECONFIGURE_IN_VLAN_TAG_1_LBN 16
12022 #define MC_CMD_VPORT_RECONFIGURE_IN_VLAN_TAG_1_WIDTH 16
12023 /* The number of MAC addresses to add */
12024 #define MC_CMD_VPORT_RECONFIGURE_IN_NUM_MACADDRS_OFST 16
12025 #define MC_CMD_VPORT_RECONFIGURE_IN_NUM_MACADDRS_LEN 4
12026 /* MAC addresses to add */
12027 #define MC_CMD_VPORT_RECONFIGURE_IN_MACADDRS_OFST 20
12028 #define MC_CMD_VPORT_RECONFIGURE_IN_MACADDRS_LEN 6
12029 #define MC_CMD_VPORT_RECONFIGURE_IN_MACADDRS_NUM 4
12030
12031 /* MC_CMD_VPORT_RECONFIGURE_OUT msgresponse */
12032 #define MC_CMD_VPORT_RECONFIGURE_OUT_LEN 4
12033 #define MC_CMD_VPORT_RECONFIGURE_OUT_FLAGS_OFST 0
12034 #define MC_CMD_VPORT_RECONFIGURE_OUT_FLAGS_LEN 4
12035 #define MC_CMD_VPORT_RECONFIGURE_OUT_RESET_DONE_LBN 0
12036 #define MC_CMD_VPORT_RECONFIGURE_OUT_RESET_DONE_WIDTH 1
12037
12038
12039 /***********************************/
12040 /* MC_CMD_EVB_PORT_QUERY
12041  * read some config of v-port.
12042  */
12043 #define MC_CMD_EVB_PORT_QUERY 0x62
12044 #undef  MC_CMD_0x62_PRIVILEGE_CTG
12045
12046 #define MC_CMD_0x62_PRIVILEGE_CTG SRIOV_CTG_GENERAL
12047
12048 /* MC_CMD_EVB_PORT_QUERY_IN msgrequest */
12049 #define MC_CMD_EVB_PORT_QUERY_IN_LEN 4
12050 /* The handle of the v-port */
12051 #define MC_CMD_EVB_PORT_QUERY_IN_PORT_ID_OFST 0
12052 #define MC_CMD_EVB_PORT_QUERY_IN_PORT_ID_LEN 4
12053
12054 /* MC_CMD_EVB_PORT_QUERY_OUT msgresponse */
12055 #define MC_CMD_EVB_PORT_QUERY_OUT_LEN 8
12056 /* The EVB port flags as defined at MC_CMD_VPORT_ALLOC. */
12057 #define MC_CMD_EVB_PORT_QUERY_OUT_PORT_FLAGS_OFST 0
12058 #define MC_CMD_EVB_PORT_QUERY_OUT_PORT_FLAGS_LEN 4
12059 /* The number of VLAN tags that may be used on a v-adaptor connected to this
12060  * EVB port.
12061  */
12062 #define MC_CMD_EVB_PORT_QUERY_OUT_NUM_AVAILABLE_VLAN_TAGS_OFST 4
12063 #define MC_CMD_EVB_PORT_QUERY_OUT_NUM_AVAILABLE_VLAN_TAGS_LEN 4
12064
12065
12066 /***********************************/
12067 /* MC_CMD_DUMP_BUFTBL_ENTRIES
12068  * Dump buffer table entries, mainly for command client debug use. Dumps
12069  * absolute entries, and does not use chunk handles. All entries must be in
12070  * range, and used for q page mapping, Although the latter restriction may be
12071  * lifted in future.
12072  */
12073 #define MC_CMD_DUMP_BUFTBL_ENTRIES 0xab
12074 #undef  MC_CMD_0xab_PRIVILEGE_CTG
12075
12076 #define MC_CMD_0xab_PRIVILEGE_CTG SRIOV_CTG_INSECURE
12077
12078 /* MC_CMD_DUMP_BUFTBL_ENTRIES_IN msgrequest */
12079 #define MC_CMD_DUMP_BUFTBL_ENTRIES_IN_LEN 8
12080 /* Index of the first buffer table entry. */
12081 #define MC_CMD_DUMP_BUFTBL_ENTRIES_IN_FIRSTID_OFST 0
12082 #define MC_CMD_DUMP_BUFTBL_ENTRIES_IN_FIRSTID_LEN 4
12083 /* Number of buffer table entries to dump. */
12084 #define MC_CMD_DUMP_BUFTBL_ENTRIES_IN_NUMENTRIES_OFST 4
12085 #define MC_CMD_DUMP_BUFTBL_ENTRIES_IN_NUMENTRIES_LEN 4
12086
12087 /* MC_CMD_DUMP_BUFTBL_ENTRIES_OUT msgresponse */
12088 #define MC_CMD_DUMP_BUFTBL_ENTRIES_OUT_LENMIN 12
12089 #define MC_CMD_DUMP_BUFTBL_ENTRIES_OUT_LENMAX 252
12090 #define MC_CMD_DUMP_BUFTBL_ENTRIES_OUT_LEN(num) (0+12*(num))
12091 /* Raw buffer table entries, layed out as BUFTBL_ENTRY. */
12092 #define MC_CMD_DUMP_BUFTBL_ENTRIES_OUT_ENTRY_OFST 0
12093 #define MC_CMD_DUMP_BUFTBL_ENTRIES_OUT_ENTRY_LEN 12
12094 #define MC_CMD_DUMP_BUFTBL_ENTRIES_OUT_ENTRY_MINNUM 1
12095 #define MC_CMD_DUMP_BUFTBL_ENTRIES_OUT_ENTRY_MAXNUM 21
12096
12097
12098 /***********************************/
12099 /* MC_CMD_SET_RXDP_CONFIG
12100  * Set global RXDP configuration settings
12101  */
12102 #define MC_CMD_SET_RXDP_CONFIG 0xc1
12103 #undef  MC_CMD_0xc1_PRIVILEGE_CTG
12104
12105 #define MC_CMD_0xc1_PRIVILEGE_CTG SRIOV_CTG_ADMIN
12106
12107 /* MC_CMD_SET_RXDP_CONFIG_IN msgrequest */
12108 #define MC_CMD_SET_RXDP_CONFIG_IN_LEN 4
12109 #define MC_CMD_SET_RXDP_CONFIG_IN_DATA_OFST 0
12110 #define MC_CMD_SET_RXDP_CONFIG_IN_DATA_LEN 4
12111 #define MC_CMD_SET_RXDP_CONFIG_IN_PAD_HOST_DMA_LBN 0
12112 #define MC_CMD_SET_RXDP_CONFIG_IN_PAD_HOST_DMA_WIDTH 1
12113 #define MC_CMD_SET_RXDP_CONFIG_IN_PAD_HOST_LEN_LBN 1
12114 #define MC_CMD_SET_RXDP_CONFIG_IN_PAD_HOST_LEN_WIDTH 2
12115 /* enum: pad to 64 bytes */
12116 #define MC_CMD_SET_RXDP_CONFIG_IN_PAD_HOST_64 0x0
12117 /* enum: pad to 128 bytes (Medford only) */
12118 #define MC_CMD_SET_RXDP_CONFIG_IN_PAD_HOST_128 0x1
12119 /* enum: pad to 256 bytes (Medford only) */
12120 #define MC_CMD_SET_RXDP_CONFIG_IN_PAD_HOST_256 0x2
12121
12122 /* MC_CMD_SET_RXDP_CONFIG_OUT msgresponse */
12123 #define MC_CMD_SET_RXDP_CONFIG_OUT_LEN 0
12124
12125
12126 /***********************************/
12127 /* MC_CMD_GET_RXDP_CONFIG
12128  * Get global RXDP configuration settings
12129  */
12130 #define MC_CMD_GET_RXDP_CONFIG 0xc2
12131 #undef  MC_CMD_0xc2_PRIVILEGE_CTG
12132
12133 #define MC_CMD_0xc2_PRIVILEGE_CTG SRIOV_CTG_GENERAL
12134
12135 /* MC_CMD_GET_RXDP_CONFIG_IN msgrequest */
12136 #define MC_CMD_GET_RXDP_CONFIG_IN_LEN 0
12137
12138 /* MC_CMD_GET_RXDP_CONFIG_OUT msgresponse */
12139 #define MC_CMD_GET_RXDP_CONFIG_OUT_LEN 4
12140 #define MC_CMD_GET_RXDP_CONFIG_OUT_DATA_OFST 0
12141 #define MC_CMD_GET_RXDP_CONFIG_OUT_DATA_LEN 4
12142 #define MC_CMD_GET_RXDP_CONFIG_OUT_PAD_HOST_DMA_LBN 0
12143 #define MC_CMD_GET_RXDP_CONFIG_OUT_PAD_HOST_DMA_WIDTH 1
12144 #define MC_CMD_GET_RXDP_CONFIG_OUT_PAD_HOST_LEN_LBN 1
12145 #define MC_CMD_GET_RXDP_CONFIG_OUT_PAD_HOST_LEN_WIDTH 2
12146 /*             Enum values, see field(s): */
12147 /*                MC_CMD_SET_RXDP_CONFIG/MC_CMD_SET_RXDP_CONFIG_IN/PAD_HOST_LEN */
12148
12149
12150 /***********************************/
12151 /* MC_CMD_GET_CLOCK
12152  * Return the system and PDCPU clock frequencies.
12153  */
12154 #define MC_CMD_GET_CLOCK 0xac
12155 #undef  MC_CMD_0xac_PRIVILEGE_CTG
12156
12157 #define MC_CMD_0xac_PRIVILEGE_CTG SRIOV_CTG_GENERAL
12158
12159 /* MC_CMD_GET_CLOCK_IN msgrequest */
12160 #define MC_CMD_GET_CLOCK_IN_LEN 0
12161
12162 /* MC_CMD_GET_CLOCK_OUT msgresponse */
12163 #define MC_CMD_GET_CLOCK_OUT_LEN 8
12164 /* System frequency, MHz */
12165 #define MC_CMD_GET_CLOCK_OUT_SYS_FREQ_OFST 0
12166 #define MC_CMD_GET_CLOCK_OUT_SYS_FREQ_LEN 4
12167 /* DPCPU frequency, MHz */
12168 #define MC_CMD_GET_CLOCK_OUT_DPCPU_FREQ_OFST 4
12169 #define MC_CMD_GET_CLOCK_OUT_DPCPU_FREQ_LEN 4
12170
12171
12172 /***********************************/
12173 /* MC_CMD_SET_CLOCK
12174  * Control the system and DPCPU clock frequencies. Changes are lost reboot.
12175  */
12176 #define MC_CMD_SET_CLOCK 0xad
12177 #undef  MC_CMD_0xad_PRIVILEGE_CTG
12178
12179 #define MC_CMD_0xad_PRIVILEGE_CTG SRIOV_CTG_INSECURE
12180
12181 /* MC_CMD_SET_CLOCK_IN msgrequest */
12182 #define MC_CMD_SET_CLOCK_IN_LEN 28
12183 /* Requested frequency in MHz for system clock domain */
12184 #define MC_CMD_SET_CLOCK_IN_SYS_FREQ_OFST 0
12185 #define MC_CMD_SET_CLOCK_IN_SYS_FREQ_LEN 4
12186 /* enum: Leave the system clock domain frequency unchanged */
12187 #define MC_CMD_SET_CLOCK_IN_SYS_DOMAIN_DONT_CHANGE 0x0
12188 /* Requested frequency in MHz for inter-core clock domain */
12189 #define MC_CMD_SET_CLOCK_IN_ICORE_FREQ_OFST 4
12190 #define MC_CMD_SET_CLOCK_IN_ICORE_FREQ_LEN 4
12191 /* enum: Leave the inter-core clock domain frequency unchanged */
12192 #define MC_CMD_SET_CLOCK_IN_ICORE_DOMAIN_DONT_CHANGE 0x0
12193 /* Requested frequency in MHz for DPCPU clock domain */
12194 #define MC_CMD_SET_CLOCK_IN_DPCPU_FREQ_OFST 8
12195 #define MC_CMD_SET_CLOCK_IN_DPCPU_FREQ_LEN 4
12196 /* enum: Leave the DPCPU clock domain frequency unchanged */
12197 #define MC_CMD_SET_CLOCK_IN_DPCPU_DOMAIN_DONT_CHANGE 0x0
12198 /* Requested frequency in MHz for PCS clock domain */
12199 #define MC_CMD_SET_CLOCK_IN_PCS_FREQ_OFST 12
12200 #define MC_CMD_SET_CLOCK_IN_PCS_FREQ_LEN 4
12201 /* enum: Leave the PCS clock domain frequency unchanged */
12202 #define MC_CMD_SET_CLOCK_IN_PCS_DOMAIN_DONT_CHANGE 0x0
12203 /* Requested frequency in MHz for MC clock domain */
12204 #define MC_CMD_SET_CLOCK_IN_MC_FREQ_OFST 16
12205 #define MC_CMD_SET_CLOCK_IN_MC_FREQ_LEN 4
12206 /* enum: Leave the MC clock domain frequency unchanged */
12207 #define MC_CMD_SET_CLOCK_IN_MC_DOMAIN_DONT_CHANGE 0x0
12208 /* Requested frequency in MHz for rmon clock domain */
12209 #define MC_CMD_SET_CLOCK_IN_RMON_FREQ_OFST 20
12210 #define MC_CMD_SET_CLOCK_IN_RMON_FREQ_LEN 4
12211 /* enum: Leave the rmon clock domain frequency unchanged */
12212 #define MC_CMD_SET_CLOCK_IN_RMON_DOMAIN_DONT_CHANGE 0x0
12213 /* Requested frequency in MHz for vswitch clock domain */
12214 #define MC_CMD_SET_CLOCK_IN_VSWITCH_FREQ_OFST 24
12215 #define MC_CMD_SET_CLOCK_IN_VSWITCH_FREQ_LEN 4
12216 /* enum: Leave the vswitch clock domain frequency unchanged */
12217 #define MC_CMD_SET_CLOCK_IN_VSWITCH_DOMAIN_DONT_CHANGE 0x0
12218
12219 /* MC_CMD_SET_CLOCK_OUT msgresponse */
12220 #define MC_CMD_SET_CLOCK_OUT_LEN 28
12221 /* Resulting system frequency in MHz */
12222 #define MC_CMD_SET_CLOCK_OUT_SYS_FREQ_OFST 0
12223 #define MC_CMD_SET_CLOCK_OUT_SYS_FREQ_LEN 4
12224 /* enum: The system clock domain doesn't exist */
12225 #define MC_CMD_SET_CLOCK_OUT_SYS_DOMAIN_UNSUPPORTED 0x0
12226 /* Resulting inter-core frequency in MHz */
12227 #define MC_CMD_SET_CLOCK_OUT_ICORE_FREQ_OFST 4
12228 #define MC_CMD_SET_CLOCK_OUT_ICORE_FREQ_LEN 4
12229 /* enum: The inter-core clock domain doesn't exist / isn't used */
12230 #define MC_CMD_SET_CLOCK_OUT_ICORE_DOMAIN_UNSUPPORTED 0x0
12231 /* Resulting DPCPU frequency in MHz */
12232 #define MC_CMD_SET_CLOCK_OUT_DPCPU_FREQ_OFST 8
12233 #define MC_CMD_SET_CLOCK_OUT_DPCPU_FREQ_LEN 4
12234 /* enum: The dpcpu clock domain doesn't exist */
12235 #define MC_CMD_SET_CLOCK_OUT_DPCPU_DOMAIN_UNSUPPORTED 0x0
12236 /* Resulting PCS frequency in MHz */
12237 #define MC_CMD_SET_CLOCK_OUT_PCS_FREQ_OFST 12
12238 #define MC_CMD_SET_CLOCK_OUT_PCS_FREQ_LEN 4
12239 /* enum: The PCS clock domain doesn't exist / isn't controlled */
12240 #define MC_CMD_SET_CLOCK_OUT_PCS_DOMAIN_UNSUPPORTED 0x0
12241 /* Resulting MC frequency in MHz */
12242 #define MC_CMD_SET_CLOCK_OUT_MC_FREQ_OFST 16
12243 #define MC_CMD_SET_CLOCK_OUT_MC_FREQ_LEN 4
12244 /* enum: The MC clock domain doesn't exist / isn't controlled */
12245 #define MC_CMD_SET_CLOCK_OUT_MC_DOMAIN_UNSUPPORTED 0x0
12246 /* Resulting rmon frequency in MHz */
12247 #define MC_CMD_SET_CLOCK_OUT_RMON_FREQ_OFST 20
12248 #define MC_CMD_SET_CLOCK_OUT_RMON_FREQ_LEN 4
12249 /* enum: The rmon clock domain doesn't exist / isn't controlled */
12250 #define MC_CMD_SET_CLOCK_OUT_RMON_DOMAIN_UNSUPPORTED 0x0
12251 /* Resulting vswitch frequency in MHz */
12252 #define MC_CMD_SET_CLOCK_OUT_VSWITCH_FREQ_OFST 24
12253 #define MC_CMD_SET_CLOCK_OUT_VSWITCH_FREQ_LEN 4
12254 /* enum: The vswitch clock domain doesn't exist / isn't controlled */
12255 #define MC_CMD_SET_CLOCK_OUT_VSWITCH_DOMAIN_UNSUPPORTED 0x0
12256
12257
12258 /***********************************/
12259 /* MC_CMD_DPCPU_RPC
12260  * Send an arbitrary DPCPU message.
12261  */
12262 #define MC_CMD_DPCPU_RPC 0xae
12263 #undef  MC_CMD_0xae_PRIVILEGE_CTG
12264
12265 #define MC_CMD_0xae_PRIVILEGE_CTG SRIOV_CTG_INSECURE
12266
12267 /* MC_CMD_DPCPU_RPC_IN msgrequest */
12268 #define MC_CMD_DPCPU_RPC_IN_LEN 36
12269 #define MC_CMD_DPCPU_RPC_IN_CPU_OFST 0
12270 #define MC_CMD_DPCPU_RPC_IN_CPU_LEN 4
12271 /* enum: RxDPCPU0 */
12272 #define MC_CMD_DPCPU_RPC_IN_DPCPU_RX0 0x0
12273 /* enum: TxDPCPU0 */
12274 #define MC_CMD_DPCPU_RPC_IN_DPCPU_TX0 0x1
12275 /* enum: TxDPCPU1 */
12276 #define MC_CMD_DPCPU_RPC_IN_DPCPU_TX1 0x2
12277 /* enum: RxDPCPU1 (Medford only) */
12278 #define MC_CMD_DPCPU_RPC_IN_DPCPU_RX1 0x3
12279 /* enum: RxDPCPU (will be for the calling function; for now, just an alias of
12280  * DPCPU_RX0)
12281  */
12282 #define MC_CMD_DPCPU_RPC_IN_DPCPU_RX 0x80
12283 /* enum: TxDPCPU (will be for the calling function; for now, just an alias of
12284  * DPCPU_TX0)
12285  */
12286 #define MC_CMD_DPCPU_RPC_IN_DPCPU_TX 0x81
12287 /* First 8 bits [39:32] of DATA are consumed by MC-DPCPU protocol and must be
12288  * initialised to zero
12289  */
12290 #define MC_CMD_DPCPU_RPC_IN_DATA_OFST 4
12291 #define MC_CMD_DPCPU_RPC_IN_DATA_LEN 32
12292 #define MC_CMD_DPCPU_RPC_IN_HDR_CMD_CMDNUM_LBN 8
12293 #define MC_CMD_DPCPU_RPC_IN_HDR_CMD_CMDNUM_WIDTH 8
12294 #define MC_CMD_DPCPU_RPC_IN_CMDNUM_TXDPCPU_READ 0x6 /* enum */
12295 #define MC_CMD_DPCPU_RPC_IN_CMDNUM_TXDPCPU_WRITE 0x7 /* enum */
12296 #define MC_CMD_DPCPU_RPC_IN_CMDNUM_TXDPCPU_SELF_TEST 0xc /* enum */
12297 #define MC_CMD_DPCPU_RPC_IN_CMDNUM_TXDPCPU_CSR_ACCESS 0xe /* enum */
12298 #define MC_CMD_DPCPU_RPC_IN_CMDNUM_RXDPCPU_READ 0x46 /* enum */
12299 #define MC_CMD_DPCPU_RPC_IN_CMDNUM_RXDPCPU_WRITE 0x47 /* enum */
12300 #define MC_CMD_DPCPU_RPC_IN_CMDNUM_RXDPCPU_SELF_TEST 0x4a /* enum */
12301 #define MC_CMD_DPCPU_RPC_IN_CMDNUM_RXDPCPU_CSR_ACCESS 0x4c /* enum */
12302 #define MC_CMD_DPCPU_RPC_IN_CMDNUM_RXDPCPU_SET_MC_REPLAY_CNTXT 0x4d /* enum */
12303 #define MC_CMD_DPCPU_RPC_IN_HDR_CMD_REQ_OBJID_LBN 16
12304 #define MC_CMD_DPCPU_RPC_IN_HDR_CMD_REQ_OBJID_WIDTH 16
12305 #define MC_CMD_DPCPU_RPC_IN_HDR_CMD_REQ_ADDR_LBN 16
12306 #define MC_CMD_DPCPU_RPC_IN_HDR_CMD_REQ_ADDR_WIDTH 16
12307 #define MC_CMD_DPCPU_RPC_IN_HDR_CMD_REQ_COUNT_LBN 48
12308 #define MC_CMD_DPCPU_RPC_IN_HDR_CMD_REQ_COUNT_WIDTH 16
12309 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_INFO_LBN 16
12310 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_INFO_WIDTH 240
12311 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_CMD_LBN 16
12312 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_CMD_WIDTH 16
12313 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_CMD_STOP_RETURN_RESULT 0x0 /* enum */
12314 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_CMD_START_READ 0x1 /* enum */
12315 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_CMD_START_WRITE 0x2 /* enum */
12316 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_CMD_START_WRITE_READ 0x3 /* enum */
12317 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_CMD_START_PIPELINED_READ 0x4 /* enum */
12318 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_START_DELAY_LBN 48
12319 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_START_DELAY_WIDTH 16
12320 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_RPT_COUNT_LBN 64
12321 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_RPT_COUNT_WIDTH 16
12322 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_GAP_DELAY_LBN 80
12323 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_GAP_DELAY_WIDTH 16
12324 #define MC_CMD_DPCPU_RPC_IN_MC_REPLAY_MODE_LBN 16
12325 #define MC_CMD_DPCPU_RPC_IN_MC_REPLAY_MODE_WIDTH 16
12326 #define MC_CMD_DPCPU_RPC_IN_MC_REPLAY_MODE_CUT_THROUGH 0x1 /* enum */
12327 #define MC_CMD_DPCPU_RPC_IN_MC_REPLAY_MODE_STORE_FORWARD 0x2 /* enum */
12328 #define MC_CMD_DPCPU_RPC_IN_MC_REPLAY_MODE_STORE_FORWARD_FIRST 0x3 /* enum */
12329 #define MC_CMD_DPCPU_RPC_IN_MC_REPLAY_CNTXT_LBN 64
12330 #define MC_CMD_DPCPU_RPC_IN_MC_REPLAY_CNTXT_WIDTH 16
12331 #define MC_CMD_DPCPU_RPC_IN_WDATA_OFST 12
12332 #define MC_CMD_DPCPU_RPC_IN_WDATA_LEN 24
12333 /* Register data to write. Only valid in write/write-read. */
12334 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_DATA_OFST 16
12335 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_DATA_LEN 4
12336 /* Register address. */
12337 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_ADDRESS_OFST 20
12338 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_ADDRESS_LEN 4
12339
12340 /* MC_CMD_DPCPU_RPC_OUT msgresponse */
12341 #define MC_CMD_DPCPU_RPC_OUT_LEN 36
12342 #define MC_CMD_DPCPU_RPC_OUT_RC_OFST 0
12343 #define MC_CMD_DPCPU_RPC_OUT_RC_LEN 4
12344 /* DATA */
12345 #define MC_CMD_DPCPU_RPC_OUT_DATA_OFST 4
12346 #define MC_CMD_DPCPU_RPC_OUT_DATA_LEN 32
12347 #define MC_CMD_DPCPU_RPC_OUT_HDR_CMD_RESP_ERRCODE_LBN 32
12348 #define MC_CMD_DPCPU_RPC_OUT_HDR_CMD_RESP_ERRCODE_WIDTH 16
12349 #define MC_CMD_DPCPU_RPC_OUT_CSR_ACCESS_READ_COUNT_LBN 48
12350 #define MC_CMD_DPCPU_RPC_OUT_CSR_ACCESS_READ_COUNT_WIDTH 16
12351 #define MC_CMD_DPCPU_RPC_OUT_RDATA_OFST 12
12352 #define MC_CMD_DPCPU_RPC_OUT_RDATA_LEN 24
12353 #define MC_CMD_DPCPU_RPC_OUT_CSR_ACCESS_READ_VAL_1_OFST 12
12354 #define MC_CMD_DPCPU_RPC_OUT_CSR_ACCESS_READ_VAL_1_LEN 4
12355 #define MC_CMD_DPCPU_RPC_OUT_CSR_ACCESS_READ_VAL_2_OFST 16
12356 #define MC_CMD_DPCPU_RPC_OUT_CSR_ACCESS_READ_VAL_2_LEN 4
12357 #define MC_CMD_DPCPU_RPC_OUT_CSR_ACCESS_READ_VAL_3_OFST 20
12358 #define MC_CMD_DPCPU_RPC_OUT_CSR_ACCESS_READ_VAL_3_LEN 4
12359 #define MC_CMD_DPCPU_RPC_OUT_CSR_ACCESS_READ_VAL_4_OFST 24
12360 #define MC_CMD_DPCPU_RPC_OUT_CSR_ACCESS_READ_VAL_4_LEN 4
12361
12362
12363 /***********************************/
12364 /* MC_CMD_TRIGGER_INTERRUPT
12365  * Trigger an interrupt by prodding the BIU.
12366  */
12367 #define MC_CMD_TRIGGER_INTERRUPT 0xe3
12368 #undef  MC_CMD_0xe3_PRIVILEGE_CTG
12369
12370 #define MC_CMD_0xe3_PRIVILEGE_CTG SRIOV_CTG_GENERAL
12371
12372 /* MC_CMD_TRIGGER_INTERRUPT_IN msgrequest */
12373 #define MC_CMD_TRIGGER_INTERRUPT_IN_LEN 4
12374 /* Interrupt level relative to base for function. */
12375 #define MC_CMD_TRIGGER_INTERRUPT_IN_INTR_LEVEL_OFST 0
12376 #define MC_CMD_TRIGGER_INTERRUPT_IN_INTR_LEVEL_LEN 4
12377
12378 /* MC_CMD_TRIGGER_INTERRUPT_OUT msgresponse */
12379 #define MC_CMD_TRIGGER_INTERRUPT_OUT_LEN 0
12380
12381
12382 /***********************************/
12383 /* MC_CMD_SHMBOOT_OP
12384  * Special operations to support (for now) shmboot.
12385  */
12386 #define MC_CMD_SHMBOOT_OP 0xe6
12387 #undef  MC_CMD_0xe6_PRIVILEGE_CTG
12388
12389 #define MC_CMD_0xe6_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
12390
12391 /* MC_CMD_SHMBOOT_OP_IN msgrequest */
12392 #define MC_CMD_SHMBOOT_OP_IN_LEN 4
12393 /* Identifies the operation to perform */
12394 #define MC_CMD_SHMBOOT_OP_IN_SHMBOOT_OP_OFST 0
12395 #define MC_CMD_SHMBOOT_OP_IN_SHMBOOT_OP_LEN 4
12396 /* enum: Copy slave_data section to the slave core. (Greenport only) */
12397 #define MC_CMD_SHMBOOT_OP_IN_PUSH_SLAVE_DATA 0x0
12398
12399 /* MC_CMD_SHMBOOT_OP_OUT msgresponse */
12400 #define MC_CMD_SHMBOOT_OP_OUT_LEN 0
12401
12402
12403 /***********************************/
12404 /* MC_CMD_CAP_BLK_READ
12405  * Read multiple 64bit words from capture block memory
12406  */
12407 #define MC_CMD_CAP_BLK_READ 0xe7
12408 #undef  MC_CMD_0xe7_PRIVILEGE_CTG
12409
12410 #define MC_CMD_0xe7_PRIVILEGE_CTG SRIOV_CTG_INSECURE
12411
12412 /* MC_CMD_CAP_BLK_READ_IN msgrequest */
12413 #define MC_CMD_CAP_BLK_READ_IN_LEN 12
12414 #define MC_CMD_CAP_BLK_READ_IN_CAP_REG_OFST 0
12415 #define MC_CMD_CAP_BLK_READ_IN_CAP_REG_LEN 4
12416 #define MC_CMD_CAP_BLK_READ_IN_ADDR_OFST 4
12417 #define MC_CMD_CAP_BLK_READ_IN_ADDR_LEN 4
12418 #define MC_CMD_CAP_BLK_READ_IN_COUNT_OFST 8
12419 #define MC_CMD_CAP_BLK_READ_IN_COUNT_LEN 4
12420
12421 /* MC_CMD_CAP_BLK_READ_OUT msgresponse */
12422 #define MC_CMD_CAP_BLK_READ_OUT_LENMIN 8
12423 #define MC_CMD_CAP_BLK_READ_OUT_LENMAX 248
12424 #define MC_CMD_CAP_BLK_READ_OUT_LEN(num) (0+8*(num))
12425 #define MC_CMD_CAP_BLK_READ_OUT_BUFFER_OFST 0
12426 #define MC_CMD_CAP_BLK_READ_OUT_BUFFER_LEN 8
12427 #define MC_CMD_CAP_BLK_READ_OUT_BUFFER_LO_OFST 0
12428 #define MC_CMD_CAP_BLK_READ_OUT_BUFFER_HI_OFST 4
12429 #define MC_CMD_CAP_BLK_READ_OUT_BUFFER_MINNUM 1
12430 #define MC_CMD_CAP_BLK_READ_OUT_BUFFER_MAXNUM 31
12431
12432
12433 /***********************************/
12434 /* MC_CMD_DUMP_DO
12435  * Take a dump of the DUT state
12436  */
12437 #define MC_CMD_DUMP_DO 0xe8
12438 #undef  MC_CMD_0xe8_PRIVILEGE_CTG
12439
12440 #define MC_CMD_0xe8_PRIVILEGE_CTG SRIOV_CTG_INSECURE
12441
12442 /* MC_CMD_DUMP_DO_IN msgrequest */
12443 #define MC_CMD_DUMP_DO_IN_LEN 52
12444 #define MC_CMD_DUMP_DO_IN_PADDING_OFST 0
12445 #define MC_CMD_DUMP_DO_IN_PADDING_LEN 4
12446 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_OFST 4
12447 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_LEN 4
12448 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM 0x0 /* enum */
12449 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_DEFAULT 0x1 /* enum */
12450 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_TYPE_OFST 8
12451 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_TYPE_LEN 4
12452 #define MC_CMD_DUMP_DO_IN_DUMP_LOCATION_NVRAM 0x1 /* enum */
12453 #define MC_CMD_DUMP_DO_IN_DUMP_LOCATION_HOST_MEMORY 0x2 /* enum */
12454 #define MC_CMD_DUMP_DO_IN_DUMP_LOCATION_HOST_MEMORY_MLI 0x3 /* enum */
12455 #define MC_CMD_DUMP_DO_IN_DUMP_LOCATION_UART 0x4 /* enum */
12456 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_NVRAM_PARTITION_TYPE_ID_OFST 12
12457 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_NVRAM_PARTITION_TYPE_ID_LEN 4
12458 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_NVRAM_OFFSET_OFST 16
12459 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_NVRAM_OFFSET_LEN 4
12460 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_ADDR_LO_OFST 12
12461 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_ADDR_LO_LEN 4
12462 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_ADDR_HI_OFST 16
12463 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_ADDR_HI_LEN 4
12464 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_MLI_ROOT_ADDR_LO_OFST 12
12465 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_MLI_ROOT_ADDR_LO_LEN 4
12466 #define MC_CMD_DUMP_DO_IN_HOST_MEMORY_MLI_PAGE_SIZE 0x1000 /* enum */
12467 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_MLI_ROOT_ADDR_HI_OFST 16
12468 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_MLI_ROOT_ADDR_HI_LEN 4
12469 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_MLI_DEPTH_OFST 20
12470 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_MLI_DEPTH_LEN 4
12471 #define MC_CMD_DUMP_DO_IN_HOST_MEMORY_MLI_MAX_DEPTH 0x2 /* enum */
12472 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_UART_PORT_OFST 12
12473 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_UART_PORT_LEN 4
12474 /* enum: The uart port this command was received over (if using a uart
12475  * transport)
12476  */
12477 #define MC_CMD_DUMP_DO_IN_UART_PORT_SRC 0xff
12478 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_SIZE_OFST 24
12479 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_SIZE_LEN 4
12480 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_OFST 28
12481 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_LEN 4
12482 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM 0x0 /* enum */
12483 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_NVRAM_DUMP_PARTITION 0x1 /* enum */
12484 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_TYPE_OFST 32
12485 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_TYPE_LEN 4
12486 /*            Enum values, see field(s): */
12487 /*               MC_CMD_DUMP_DO_IN/DUMPSPEC_SRC_CUSTOM_TYPE */
12488 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_NVRAM_PARTITION_TYPE_ID_OFST 36
12489 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_NVRAM_PARTITION_TYPE_ID_LEN 4
12490 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_NVRAM_OFFSET_OFST 40
12491 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_NVRAM_OFFSET_LEN 4
12492 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_ADDR_LO_OFST 36
12493 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_ADDR_LO_LEN 4
12494 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_ADDR_HI_OFST 40
12495 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_ADDR_HI_LEN 4
12496 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_MLI_ROOT_ADDR_LO_OFST 36
12497 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_MLI_ROOT_ADDR_LO_LEN 4
12498 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_MLI_ROOT_ADDR_HI_OFST 40
12499 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_MLI_ROOT_ADDR_HI_LEN 4
12500 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_MLI_DEPTH_OFST 44
12501 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_MLI_DEPTH_LEN 4
12502 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_UART_PORT_OFST 36
12503 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_UART_PORT_LEN 4
12504 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_SIZE_OFST 48
12505 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_SIZE_LEN 4
12506
12507 /* MC_CMD_DUMP_DO_OUT msgresponse */
12508 #define MC_CMD_DUMP_DO_OUT_LEN 4
12509 #define MC_CMD_DUMP_DO_OUT_DUMPFILE_SIZE_OFST 0
12510 #define MC_CMD_DUMP_DO_OUT_DUMPFILE_SIZE_LEN 4
12511
12512
12513 /***********************************/
12514 /* MC_CMD_DUMP_CONFIGURE_UNSOLICITED
12515  * Configure unsolicited dumps
12516  */
12517 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED 0xe9
12518 #undef  MC_CMD_0xe9_PRIVILEGE_CTG
12519
12520 #define MC_CMD_0xe9_PRIVILEGE_CTG SRIOV_CTG_INSECURE
12521
12522 /* MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN msgrequest */
12523 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_LEN 52
12524 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_ENABLE_OFST 0
12525 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_ENABLE_LEN 4
12526 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_OFST 4
12527 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_LEN 4
12528 /*            Enum values, see field(s): */
12529 /*               MC_CMD_DUMP_DO/MC_CMD_DUMP_DO_IN/DUMPSPEC_SRC */
12530 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_TYPE_OFST 8
12531 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_TYPE_LEN 4
12532 /*            Enum values, see field(s): */
12533 /*               MC_CMD_DUMP_DO/MC_CMD_DUMP_DO_IN/DUMPSPEC_SRC_CUSTOM_TYPE */
12534 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_NVRAM_PARTITION_TYPE_ID_OFST 12
12535 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_NVRAM_PARTITION_TYPE_ID_LEN 4
12536 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_NVRAM_OFFSET_OFST 16
12537 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_NVRAM_OFFSET_LEN 4
12538 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_ADDR_LO_OFST 12
12539 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_ADDR_LO_LEN 4
12540 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_ADDR_HI_OFST 16
12541 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_ADDR_HI_LEN 4
12542 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_MLI_ROOT_ADDR_LO_OFST 12
12543 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_MLI_ROOT_ADDR_LO_LEN 4
12544 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_MLI_ROOT_ADDR_HI_OFST 16
12545 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_MLI_ROOT_ADDR_HI_LEN 4
12546 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_MLI_DEPTH_OFST 20
12547 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_MLI_DEPTH_LEN 4
12548 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_UART_PORT_OFST 12
12549 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_UART_PORT_LEN 4
12550 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_SIZE_OFST 24
12551 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_SIZE_LEN 4
12552 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_OFST 28
12553 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_LEN 4
12554 /*            Enum values, see field(s): */
12555 /*               MC_CMD_DUMP_DO/MC_CMD_DUMP_DO_IN/DUMPFILE_DST */
12556 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_TYPE_OFST 32
12557 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_TYPE_LEN 4
12558 /*            Enum values, see field(s): */
12559 /*               MC_CMD_DUMP_DO/MC_CMD_DUMP_DO_IN/DUMPSPEC_SRC_CUSTOM_TYPE */
12560 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_NVRAM_PARTITION_TYPE_ID_OFST 36
12561 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_NVRAM_PARTITION_TYPE_ID_LEN 4
12562 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_NVRAM_OFFSET_OFST 40
12563 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_NVRAM_OFFSET_LEN 4
12564 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_ADDR_LO_OFST 36
12565 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_ADDR_LO_LEN 4
12566 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_ADDR_HI_OFST 40
12567 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_ADDR_HI_LEN 4
12568 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_MLI_ROOT_ADDR_LO_OFST 36
12569 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_MLI_ROOT_ADDR_LO_LEN 4
12570 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_MLI_ROOT_ADDR_HI_OFST 40
12571 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_MLI_ROOT_ADDR_HI_LEN 4
12572 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_MLI_DEPTH_OFST 44
12573 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_MLI_DEPTH_LEN 4
12574 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_UART_PORT_OFST 36
12575 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_UART_PORT_LEN 4
12576 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_SIZE_OFST 48
12577 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_SIZE_LEN 4
12578
12579
12580 /***********************************/
12581 /* MC_CMD_SET_PSU
12582  * Adjusts power supply parameters. This is a warranty-voiding operation.
12583  * Returns: ENOENT if the parameter or rail specified does not exist, EINVAL if
12584  * the parameter is out of range.
12585  */
12586 #define MC_CMD_SET_PSU 0xea
12587 #undef  MC_CMD_0xea_PRIVILEGE_CTG
12588
12589 #define MC_CMD_0xea_PRIVILEGE_CTG SRIOV_CTG_INSECURE
12590
12591 /* MC_CMD_SET_PSU_IN msgrequest */
12592 #define MC_CMD_SET_PSU_IN_LEN 12
12593 #define MC_CMD_SET_PSU_IN_PARAM_OFST 0
12594 #define MC_CMD_SET_PSU_IN_PARAM_LEN 4
12595 #define MC_CMD_SET_PSU_IN_PARAM_SUPPLY_VOLTAGE 0x0 /* enum */
12596 #define MC_CMD_SET_PSU_IN_RAIL_OFST 4
12597 #define MC_CMD_SET_PSU_IN_RAIL_LEN 4
12598 #define MC_CMD_SET_PSU_IN_RAIL_0V9 0x0 /* enum */
12599 #define MC_CMD_SET_PSU_IN_RAIL_1V2 0x1 /* enum */
12600 /* desired value, eg voltage in mV */
12601 #define MC_CMD_SET_PSU_IN_VALUE_OFST 8
12602 #define MC_CMD_SET_PSU_IN_VALUE_LEN 4
12603
12604 /* MC_CMD_SET_PSU_OUT msgresponse */
12605 #define MC_CMD_SET_PSU_OUT_LEN 0
12606
12607
12608 /***********************************/
12609 /* MC_CMD_GET_FUNCTION_INFO
12610  * Get function information. PF and VF number.
12611  */
12612 #define MC_CMD_GET_FUNCTION_INFO 0xec
12613 #undef  MC_CMD_0xec_PRIVILEGE_CTG
12614
12615 #define MC_CMD_0xec_PRIVILEGE_CTG SRIOV_CTG_GENERAL
12616
12617 /* MC_CMD_GET_FUNCTION_INFO_IN msgrequest */
12618 #define MC_CMD_GET_FUNCTION_INFO_IN_LEN 0
12619
12620 /* MC_CMD_GET_FUNCTION_INFO_OUT msgresponse */
12621 #define MC_CMD_GET_FUNCTION_INFO_OUT_LEN 8
12622 #define MC_CMD_GET_FUNCTION_INFO_OUT_PF_OFST 0
12623 #define MC_CMD_GET_FUNCTION_INFO_OUT_PF_LEN 4
12624 #define MC_CMD_GET_FUNCTION_INFO_OUT_VF_OFST 4
12625 #define MC_CMD_GET_FUNCTION_INFO_OUT_VF_LEN 4
12626
12627
12628 /***********************************/
12629 /* MC_CMD_ENABLE_OFFLINE_BIST
12630  * Enters offline BIST mode. All queues are torn down, chip enters quiescent
12631  * mode, calling function gets exclusive MCDI ownership. The only way out is
12632  * reboot.
12633  */
12634 #define MC_CMD_ENABLE_OFFLINE_BIST 0xed
12635 #undef  MC_CMD_0xed_PRIVILEGE_CTG
12636
12637 #define MC_CMD_0xed_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
12638
12639 /* MC_CMD_ENABLE_OFFLINE_BIST_IN msgrequest */
12640 #define MC_CMD_ENABLE_OFFLINE_BIST_IN_LEN 0
12641
12642 /* MC_CMD_ENABLE_OFFLINE_BIST_OUT msgresponse */
12643 #define MC_CMD_ENABLE_OFFLINE_BIST_OUT_LEN 0
12644
12645
12646 /***********************************/
12647 /* MC_CMD_UART_SEND_DATA
12648  * Send checksummed[sic] block of data over the uart. Response is a placeholder
12649  * should we wish to make this reliable; currently requests are fire-and-
12650  * forget.
12651  */
12652 #define MC_CMD_UART_SEND_DATA 0xee
12653 #undef  MC_CMD_0xee_PRIVILEGE_CTG
12654
12655 #define MC_CMD_0xee_PRIVILEGE_CTG SRIOV_CTG_GENERAL
12656
12657 /* MC_CMD_UART_SEND_DATA_OUT msgrequest */
12658 #define MC_CMD_UART_SEND_DATA_OUT_LENMIN 16
12659 #define MC_CMD_UART_SEND_DATA_OUT_LENMAX 252
12660 #define MC_CMD_UART_SEND_DATA_OUT_LEN(num) (16+1*(num))
12661 /* CRC32 over OFFSET, LENGTH, RESERVED, DATA */
12662 #define MC_CMD_UART_SEND_DATA_OUT_CHECKSUM_OFST 0
12663 #define MC_CMD_UART_SEND_DATA_OUT_CHECKSUM_LEN 4
12664 /* Offset at which to write the data */
12665 #define MC_CMD_UART_SEND_DATA_OUT_OFFSET_OFST 4
12666 #define MC_CMD_UART_SEND_DATA_OUT_OFFSET_LEN 4
12667 /* Length of data */
12668 #define MC_CMD_UART_SEND_DATA_OUT_LENGTH_OFST 8
12669 #define MC_CMD_UART_SEND_DATA_OUT_LENGTH_LEN 4
12670 /* Reserved for future use */
12671 #define MC_CMD_UART_SEND_DATA_OUT_RESERVED_OFST 12
12672 #define MC_CMD_UART_SEND_DATA_OUT_RESERVED_LEN 4
12673 #define MC_CMD_UART_SEND_DATA_OUT_DATA_OFST 16
12674 #define MC_CMD_UART_SEND_DATA_OUT_DATA_LEN 1
12675 #define MC_CMD_UART_SEND_DATA_OUT_DATA_MINNUM 0
12676 #define MC_CMD_UART_SEND_DATA_OUT_DATA_MAXNUM 236
12677
12678 /* MC_CMD_UART_SEND_DATA_IN msgresponse */
12679 #define MC_CMD_UART_SEND_DATA_IN_LEN 0
12680
12681
12682 /***********************************/
12683 /* MC_CMD_UART_RECV_DATA
12684  * Request checksummed[sic] block of data over the uart. Only a placeholder,
12685  * subject to change and not currently implemented.
12686  */
12687 #define MC_CMD_UART_RECV_DATA 0xef
12688 #undef  MC_CMD_0xef_PRIVILEGE_CTG
12689
12690 #define MC_CMD_0xef_PRIVILEGE_CTG SRIOV_CTG_GENERAL
12691
12692 /* MC_CMD_UART_RECV_DATA_OUT msgrequest */
12693 #define MC_CMD_UART_RECV_DATA_OUT_LEN 16
12694 /* CRC32 over OFFSET, LENGTH, RESERVED */
12695 #define MC_CMD_UART_RECV_DATA_OUT_CHECKSUM_OFST 0
12696 #define MC_CMD_UART_RECV_DATA_OUT_CHECKSUM_LEN 4
12697 /* Offset from which to read the data */
12698 #define MC_CMD_UART_RECV_DATA_OUT_OFFSET_OFST 4
12699 #define MC_CMD_UART_RECV_DATA_OUT_OFFSET_LEN 4
12700 /* Length of data */
12701 #define MC_CMD_UART_RECV_DATA_OUT_LENGTH_OFST 8
12702 #define MC_CMD_UART_RECV_DATA_OUT_LENGTH_LEN 4
12703 /* Reserved for future use */
12704 #define MC_CMD_UART_RECV_DATA_OUT_RESERVED_OFST 12
12705 #define MC_CMD_UART_RECV_DATA_OUT_RESERVED_LEN 4
12706
12707 /* MC_CMD_UART_RECV_DATA_IN msgresponse */
12708 #define MC_CMD_UART_RECV_DATA_IN_LENMIN 16
12709 #define MC_CMD_UART_RECV_DATA_IN_LENMAX 252
12710 #define MC_CMD_UART_RECV_DATA_IN_LEN(num) (16+1*(num))
12711 /* CRC32 over RESERVED1, RESERVED2, RESERVED3, DATA */
12712 #define MC_CMD_UART_RECV_DATA_IN_CHECKSUM_OFST 0
12713 #define MC_CMD_UART_RECV_DATA_IN_CHECKSUM_LEN 4
12714 /* Offset at which to write the data */
12715 #define MC_CMD_UART_RECV_DATA_IN_RESERVED1_OFST 4
12716 #define MC_CMD_UART_RECV_DATA_IN_RESERVED1_LEN 4
12717 /* Length of data */
12718 #define MC_CMD_UART_RECV_DATA_IN_RESERVED2_OFST 8
12719 #define MC_CMD_UART_RECV_DATA_IN_RESERVED2_LEN 4
12720 /* Reserved for future use */
12721 #define MC_CMD_UART_RECV_DATA_IN_RESERVED3_OFST 12
12722 #define MC_CMD_UART_RECV_DATA_IN_RESERVED3_LEN 4
12723 #define MC_CMD_UART_RECV_DATA_IN_DATA_OFST 16
12724 #define MC_CMD_UART_RECV_DATA_IN_DATA_LEN 1
12725 #define MC_CMD_UART_RECV_DATA_IN_DATA_MINNUM 0
12726 #define MC_CMD_UART_RECV_DATA_IN_DATA_MAXNUM 236
12727
12728
12729 /***********************************/
12730 /* MC_CMD_READ_FUSES
12731  * Read data programmed into the device One-Time-Programmable (OTP) Fuses
12732  */
12733 #define MC_CMD_READ_FUSES 0xf0
12734 #undef  MC_CMD_0xf0_PRIVILEGE_CTG
12735
12736 #define MC_CMD_0xf0_PRIVILEGE_CTG SRIOV_CTG_INSECURE
12737
12738 /* MC_CMD_READ_FUSES_IN msgrequest */
12739 #define MC_CMD_READ_FUSES_IN_LEN 8
12740 /* Offset in OTP to read */
12741 #define MC_CMD_READ_FUSES_IN_OFFSET_OFST 0
12742 #define MC_CMD_READ_FUSES_IN_OFFSET_LEN 4
12743 /* Length of data to read in bytes */
12744 #define MC_CMD_READ_FUSES_IN_LENGTH_OFST 4
12745 #define MC_CMD_READ_FUSES_IN_LENGTH_LEN 4
12746
12747 /* MC_CMD_READ_FUSES_OUT msgresponse */
12748 #define MC_CMD_READ_FUSES_OUT_LENMIN 4
12749 #define MC_CMD_READ_FUSES_OUT_LENMAX 252
12750 #define MC_CMD_READ_FUSES_OUT_LEN(num) (4+1*(num))
12751 /* Length of returned OTP data in bytes */
12752 #define MC_CMD_READ_FUSES_OUT_LENGTH_OFST 0
12753 #define MC_CMD_READ_FUSES_OUT_LENGTH_LEN 4
12754 /* Returned data */
12755 #define MC_CMD_READ_FUSES_OUT_DATA_OFST 4
12756 #define MC_CMD_READ_FUSES_OUT_DATA_LEN 1
12757 #define MC_CMD_READ_FUSES_OUT_DATA_MINNUM 0
12758 #define MC_CMD_READ_FUSES_OUT_DATA_MAXNUM 248
12759
12760
12761 /***********************************/
12762 /* MC_CMD_KR_TUNE
12763  * Get or set KR Serdes RXEQ and TX Driver settings
12764  */
12765 #define MC_CMD_KR_TUNE 0xf1
12766 #undef  MC_CMD_0xf1_PRIVILEGE_CTG
12767
12768 #define MC_CMD_0xf1_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
12769
12770 /* MC_CMD_KR_TUNE_IN msgrequest */
12771 #define MC_CMD_KR_TUNE_IN_LENMIN 4
12772 #define MC_CMD_KR_TUNE_IN_LENMAX 252
12773 #define MC_CMD_KR_TUNE_IN_LEN(num) (4+4*(num))
12774 /* Requested operation */
12775 #define MC_CMD_KR_TUNE_IN_KR_TUNE_OP_OFST 0
12776 #define MC_CMD_KR_TUNE_IN_KR_TUNE_OP_LEN 1
12777 /* enum: Get current RXEQ settings */
12778 #define MC_CMD_KR_TUNE_IN_RXEQ_GET 0x0
12779 /* enum: Override RXEQ settings */
12780 #define MC_CMD_KR_TUNE_IN_RXEQ_SET 0x1
12781 /* enum: Get current TX Driver settings */
12782 #define MC_CMD_KR_TUNE_IN_TXEQ_GET 0x2
12783 /* enum: Override TX Driver settings */
12784 #define MC_CMD_KR_TUNE_IN_TXEQ_SET 0x3
12785 /* enum: Force KR Serdes reset / recalibration */
12786 #define MC_CMD_KR_TUNE_IN_RECAL 0x4
12787 /* enum: Start KR Serdes Eye diagram plot on a given lane. Lane must have valid
12788  * signal.
12789  */
12790 #define MC_CMD_KR_TUNE_IN_START_EYE_PLOT 0x5
12791 /* enum: Poll KR Serdes Eye diagram plot. Returns one row of BER data. The
12792  * caller should call this command repeatedly after starting eye plot, until no
12793  * more data is returned.
12794  */
12795 #define MC_CMD_KR_TUNE_IN_POLL_EYE_PLOT 0x6
12796 /* enum: Read Figure Of Merit (eye quality, higher is better). */
12797 #define MC_CMD_KR_TUNE_IN_READ_FOM 0x7
12798 /* enum: Start/stop link training frames */
12799 #define MC_CMD_KR_TUNE_IN_LINK_TRAIN_RUN 0x8
12800 /* enum: Issue KR link training command (control training coefficients) */
12801 #define MC_CMD_KR_TUNE_IN_LINK_TRAIN_CMD 0x9
12802 /* Align the arguments to 32 bits */
12803 #define MC_CMD_KR_TUNE_IN_KR_TUNE_RSVD_OFST 1
12804 #define MC_CMD_KR_TUNE_IN_KR_TUNE_RSVD_LEN 3
12805 /* Arguments specific to the operation */
12806 #define MC_CMD_KR_TUNE_IN_KR_TUNE_ARGS_OFST 4
12807 #define MC_CMD_KR_TUNE_IN_KR_TUNE_ARGS_LEN 4
12808 #define MC_CMD_KR_TUNE_IN_KR_TUNE_ARGS_MINNUM 0
12809 #define MC_CMD_KR_TUNE_IN_KR_TUNE_ARGS_MAXNUM 62
12810
12811 /* MC_CMD_KR_TUNE_OUT msgresponse */
12812 #define MC_CMD_KR_TUNE_OUT_LEN 0
12813
12814 /* MC_CMD_KR_TUNE_RXEQ_GET_IN msgrequest */
12815 #define MC_CMD_KR_TUNE_RXEQ_GET_IN_LEN 4
12816 /* Requested operation */
12817 #define MC_CMD_KR_TUNE_RXEQ_GET_IN_KR_TUNE_OP_OFST 0
12818 #define MC_CMD_KR_TUNE_RXEQ_GET_IN_KR_TUNE_OP_LEN 1
12819 /* Align the arguments to 32 bits */
12820 #define MC_CMD_KR_TUNE_RXEQ_GET_IN_KR_TUNE_RSVD_OFST 1
12821 #define MC_CMD_KR_TUNE_RXEQ_GET_IN_KR_TUNE_RSVD_LEN 3
12822
12823 /* MC_CMD_KR_TUNE_RXEQ_GET_OUT msgresponse */
12824 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_LENMIN 4
12825 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_LENMAX 252
12826 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_LEN(num) (0+4*(num))
12827 /* RXEQ Parameter */
12828 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_PARAM_OFST 0
12829 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_PARAM_LEN 4
12830 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_PARAM_MINNUM 1
12831 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_PARAM_MAXNUM 63
12832 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_PARAM_ID_LBN 0
12833 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_PARAM_ID_WIDTH 8
12834 /* enum: Attenuation (0-15, Huntington) */
12835 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_ATT 0x0
12836 /* enum: CTLE Boost (0-15, Huntington) */
12837 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_BOOST 0x1
12838 /* enum: Edge DFE Tap1 (Huntington - 0 - max negative, 64 - zero, 127 - max
12839  * positive, Medford - 0-31)
12840  */
12841 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_EDFE_TAP1 0x2
12842 /* enum: Edge DFE Tap2 (Huntington - 0 - max negative, 32 - zero, 63 - max
12843  * positive, Medford - 0-31)
12844  */
12845 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_EDFE_TAP2 0x3
12846 /* enum: Edge DFE Tap3 (Huntington - 0 - max negative, 32 - zero, 63 - max
12847  * positive, Medford - 0-16)
12848  */
12849 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_EDFE_TAP3 0x4
12850 /* enum: Edge DFE Tap4 (Huntington - 0 - max negative, 32 - zero, 63 - max
12851  * positive, Medford - 0-16)
12852  */
12853 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_EDFE_TAP4 0x5
12854 /* enum: Edge DFE Tap5 (Huntington - 0 - max negative, 32 - zero, 63 - max
12855  * positive, Medford - 0-16)
12856  */
12857 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_EDFE_TAP5 0x6
12858 /* enum: Edge DFE DLEV (0-128 for Medford) */
12859 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_EDFE_DLEV 0x7
12860 /* enum: Variable Gain Amplifier (0-15, Medford) */
12861 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_VGA 0x8
12862 /* enum: CTLE EQ Capacitor (0-15, Medford) */
12863 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_CTLE_EQC 0x9
12864 /* enum: CTLE EQ Resistor (0-7, Medford) */
12865 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_CTLE_EQRES 0xa
12866 /* enum: CTLE gain (0-31, Medford2) */
12867 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_CTLE_GAIN 0xb
12868 /* enum: CTLE pole (0-31, Medford2) */
12869 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_CTLE_POLE 0xc
12870 /* enum: CTLE peaking (0-31, Medford2) */
12871 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_CTLE_PEAK 0xd
12872 /* enum: DFE Tap1 - even path (Medford2 - 6 bit signed (-29 - +29)) */
12873 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP1_EVEN 0xe
12874 /* enum: DFE Tap1 - odd path (Medford2 - 6 bit signed (-29 - +29)) */
12875 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP1_ODD 0xf
12876 /* enum: DFE Tap2 (Medford2 - 6 bit signed (-20 - +20)) */
12877 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP2 0x10
12878 /* enum: DFE Tap3 (Medford2 - 6 bit signed (-20 - +20)) */
12879 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP3 0x11
12880 /* enum: DFE Tap4 (Medford2 - 6 bit signed (-20 - +20)) */
12881 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP4 0x12
12882 /* enum: DFE Tap5 (Medford2 - 6 bit signed (-24 - +24)) */
12883 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP5 0x13
12884 /* enum: DFE Tap6 (Medford2 - 6 bit signed (-24 - +24)) */
12885 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP6 0x14
12886 /* enum: DFE Tap7 (Medford2 - 6 bit signed (-24 - +24)) */
12887 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP7 0x15
12888 /* enum: DFE Tap8 (Medford2 - 6 bit signed (-24 - +24)) */
12889 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP8 0x16
12890 /* enum: DFE Tap9 (Medford2 - 6 bit signed (-24 - +24)) */
12891 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP9 0x17
12892 /* enum: DFE Tap10 (Medford2 - 6 bit signed (-24 - +24)) */
12893 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP10 0x18
12894 /* enum: DFE Tap11 (Medford2 - 6 bit signed (-24 - +24)) */
12895 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP11 0x19
12896 /* enum: DFE Tap12 (Medford2 - 6 bit signed (-24 - +24)) */
12897 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP12 0x1a
12898 /* enum: I/Q clk offset (Medford2 - 4 bit signed (-5 - +5))) */
12899 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_IQ_OFF 0x1b
12900 /* enum: Negative h1 polarity data sampler offset calibration code, even path
12901  * (Medford2 - 6 bit signed (-29 - +29)))
12902  */
12903 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_H1N_OFF_EVEN 0x1c
12904 /* enum: Negative h1 polarity data sampler offset calibration code, odd path
12905  * (Medford2 - 6 bit signed (-29 - +29)))
12906  */
12907 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_H1N_OFF_ODD 0x1d
12908 /* enum: Positive h1 polarity data sampler offset calibration code, even path
12909  * (Medford2 - 6 bit signed (-29 - +29)))
12910  */
12911 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_H1P_OFF_EVEN 0x1e
12912 /* enum: Positive h1 polarity data sampler offset calibration code, odd path
12913  * (Medford2 - 6 bit signed (-29 - +29)))
12914  */
12915 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_H1P_OFF_ODD 0x1f
12916 /* enum: CDR calibration loop code (Medford2) */
12917 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_CDR_PVT 0x20
12918 /* enum: CDR integral loop code (Medford2) */
12919 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_CDR_INTEG 0x21
12920 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_PARAM_LANE_LBN 8
12921 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_PARAM_LANE_WIDTH 3
12922 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_LANE_0 0x0 /* enum */
12923 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_LANE_1 0x1 /* enum */
12924 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_LANE_2 0x2 /* enum */
12925 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_LANE_3 0x3 /* enum */
12926 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_LANE_ALL 0x4 /* enum */
12927 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_PARAM_AUTOCAL_LBN 11
12928 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_PARAM_AUTOCAL_WIDTH 1
12929 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_RESERVED_LBN 12
12930 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_RESERVED_WIDTH 4
12931 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_PARAM_INITIAL_LBN 16
12932 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_PARAM_INITIAL_WIDTH 8
12933 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_PARAM_CURRENT_LBN 24
12934 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_PARAM_CURRENT_WIDTH 8
12935
12936 /* MC_CMD_KR_TUNE_RXEQ_SET_IN msgrequest */
12937 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_LENMIN 8
12938 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_LENMAX 252
12939 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_LEN(num) (4+4*(num))
12940 /* Requested operation */
12941 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_KR_TUNE_OP_OFST 0
12942 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_KR_TUNE_OP_LEN 1
12943 /* Align the arguments to 32 bits */
12944 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_KR_TUNE_RSVD_OFST 1
12945 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_KR_TUNE_RSVD_LEN 3
12946 /* RXEQ Parameter */
12947 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_PARAM_OFST 4
12948 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_PARAM_LEN 4
12949 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_PARAM_MINNUM 1
12950 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_PARAM_MAXNUM 62
12951 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_PARAM_ID_LBN 0
12952 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_PARAM_ID_WIDTH 8
12953 /*             Enum values, see field(s): */
12954 /*                MC_CMD_KR_TUNE_RXEQ_GET_OUT/PARAM_ID */
12955 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_PARAM_LANE_LBN 8
12956 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_PARAM_LANE_WIDTH 3
12957 /*             Enum values, see field(s): */
12958 /*                MC_CMD_KR_TUNE_RXEQ_GET_OUT/PARAM_LANE */
12959 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_PARAM_AUTOCAL_LBN 11
12960 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_PARAM_AUTOCAL_WIDTH 1
12961 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_RESERVED_LBN 12
12962 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_RESERVED_WIDTH 4
12963 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_PARAM_INITIAL_LBN 16
12964 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_PARAM_INITIAL_WIDTH 8
12965 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_RESERVED2_LBN 24
12966 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_RESERVED2_WIDTH 8
12967
12968 /* MC_CMD_KR_TUNE_RXEQ_SET_OUT msgresponse */
12969 #define MC_CMD_KR_TUNE_RXEQ_SET_OUT_LEN 0
12970
12971 /* MC_CMD_KR_TUNE_TXEQ_GET_IN msgrequest */
12972 #define MC_CMD_KR_TUNE_TXEQ_GET_IN_LEN 4
12973 /* Requested operation */
12974 #define MC_CMD_KR_TUNE_TXEQ_GET_IN_KR_TUNE_OP_OFST 0
12975 #define MC_CMD_KR_TUNE_TXEQ_GET_IN_KR_TUNE_OP_LEN 1
12976 /* Align the arguments to 32 bits */
12977 #define MC_CMD_KR_TUNE_TXEQ_GET_IN_KR_TUNE_RSVD_OFST 1
12978 #define MC_CMD_KR_TUNE_TXEQ_GET_IN_KR_TUNE_RSVD_LEN 3
12979
12980 /* MC_CMD_KR_TUNE_TXEQ_GET_OUT msgresponse */
12981 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_LENMIN 4
12982 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_LENMAX 252
12983 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_LEN(num) (0+4*(num))
12984 /* TXEQ Parameter */
12985 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_PARAM_OFST 0
12986 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_PARAM_LEN 4
12987 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_PARAM_MINNUM 1
12988 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_PARAM_MAXNUM 63
12989 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_PARAM_ID_LBN 0
12990 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_PARAM_ID_WIDTH 8
12991 /* enum: TX Amplitude (Huntington, Medford, Medford2) */
12992 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_TX_LEV 0x0
12993 /* enum: De-Emphasis Tap1 Magnitude (0-7) (Huntington) */
12994 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_TX_MODE 0x1
12995 /* enum: De-Emphasis Tap1 Fine */
12996 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_TX_DTLEV 0x2
12997 /* enum: De-Emphasis Tap2 Magnitude (0-6) (Huntington) */
12998 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_TX_D2 0x3
12999 /* enum: De-Emphasis Tap2 Fine (Huntington) */
13000 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_TX_D2TLEV 0x4
13001 /* enum: Pre-Emphasis Magnitude (Huntington) */
13002 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_TX_E 0x5
13003 /* enum: Pre-Emphasis Fine (Huntington) */
13004 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_TX_ETLEV 0x6
13005 /* enum: TX Slew Rate Coarse control (Huntington) */
13006 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_TX_PREDRV_DLY 0x7
13007 /* enum: TX Slew Rate Fine control (Huntington) */
13008 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_TX_SR_SET 0x8
13009 /* enum: TX Termination Impedance control (Huntington) */
13010 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_TX_RT_SET 0x9
13011 /* enum: TX Amplitude Fine control (Medford) */
13012 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_TX_LEV_FINE 0xa
13013 /* enum: Pre-shoot Tap (Medford, Medford2) */
13014 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_TAP_ADV 0xb
13015 /* enum: De-emphasis Tap (Medford, Medford2) */
13016 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_TAP_DLY 0xc
13017 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_PARAM_LANE_LBN 8
13018 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_PARAM_LANE_WIDTH 3
13019 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_LANE_0 0x0 /* enum */
13020 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_LANE_1 0x1 /* enum */
13021 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_LANE_2 0x2 /* enum */
13022 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_LANE_3 0x3 /* enum */
13023 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_LANE_ALL 0x4 /* enum */
13024 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_RESERVED_LBN 11
13025 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_RESERVED_WIDTH 5
13026 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_PARAM_INITIAL_LBN 16
13027 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_PARAM_INITIAL_WIDTH 8
13028 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_RESERVED2_LBN 24
13029 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_RESERVED2_WIDTH 8
13030
13031 /* MC_CMD_KR_TUNE_TXEQ_SET_IN msgrequest */
13032 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_LENMIN 8
13033 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_LENMAX 252
13034 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_LEN(num) (4+4*(num))
13035 /* Requested operation */
13036 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_KR_TUNE_OP_OFST 0
13037 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_KR_TUNE_OP_LEN 1
13038 /* Align the arguments to 32 bits */
13039 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_KR_TUNE_RSVD_OFST 1
13040 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_KR_TUNE_RSVD_LEN 3
13041 /* TXEQ Parameter */
13042 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_PARAM_OFST 4
13043 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_PARAM_LEN 4
13044 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_PARAM_MINNUM 1
13045 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_PARAM_MAXNUM 62
13046 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_PARAM_ID_LBN 0
13047 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_PARAM_ID_WIDTH 8
13048 /*             Enum values, see field(s): */
13049 /*                MC_CMD_KR_TUNE_TXEQ_GET_OUT/PARAM_ID */
13050 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_PARAM_LANE_LBN 8
13051 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_PARAM_LANE_WIDTH 3
13052 /*             Enum values, see field(s): */
13053 /*                MC_CMD_KR_TUNE_TXEQ_GET_OUT/PARAM_LANE */
13054 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_RESERVED_LBN 11
13055 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_RESERVED_WIDTH 5
13056 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_PARAM_INITIAL_LBN 16
13057 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_PARAM_INITIAL_WIDTH 8
13058 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_RESERVED2_LBN 24
13059 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_RESERVED2_WIDTH 8
13060
13061 /* MC_CMD_KR_TUNE_TXEQ_SET_OUT msgresponse */
13062 #define MC_CMD_KR_TUNE_TXEQ_SET_OUT_LEN 0
13063
13064 /* MC_CMD_KR_TUNE_RECAL_IN msgrequest */
13065 #define MC_CMD_KR_TUNE_RECAL_IN_LEN 4
13066 /* Requested operation */
13067 #define MC_CMD_KR_TUNE_RECAL_IN_KR_TUNE_OP_OFST 0
13068 #define MC_CMD_KR_TUNE_RECAL_IN_KR_TUNE_OP_LEN 1
13069 /* Align the arguments to 32 bits */
13070 #define MC_CMD_KR_TUNE_RECAL_IN_KR_TUNE_RSVD_OFST 1
13071 #define MC_CMD_KR_TUNE_RECAL_IN_KR_TUNE_RSVD_LEN 3
13072
13073 /* MC_CMD_KR_TUNE_RECAL_OUT msgresponse */
13074 #define MC_CMD_KR_TUNE_RECAL_OUT_LEN 0
13075
13076 /* MC_CMD_KR_TUNE_START_EYE_PLOT_IN msgrequest */
13077 #define MC_CMD_KR_TUNE_START_EYE_PLOT_IN_LEN 8
13078 /* Requested operation */
13079 #define MC_CMD_KR_TUNE_START_EYE_PLOT_IN_KR_TUNE_OP_OFST 0
13080 #define MC_CMD_KR_TUNE_START_EYE_PLOT_IN_KR_TUNE_OP_LEN 1
13081 /* Align the arguments to 32 bits */
13082 #define MC_CMD_KR_TUNE_START_EYE_PLOT_IN_KR_TUNE_RSVD_OFST 1
13083 #define MC_CMD_KR_TUNE_START_EYE_PLOT_IN_KR_TUNE_RSVD_LEN 3
13084 /* Port-relative lane to scan eye on */
13085 #define MC_CMD_KR_TUNE_START_EYE_PLOT_IN_LANE_OFST 4
13086 #define MC_CMD_KR_TUNE_START_EYE_PLOT_IN_LANE_LEN 4
13087
13088 /* MC_CMD_KR_TUNE_START_EYE_PLOT_V2_IN msgrequest */
13089 #define MC_CMD_KR_TUNE_START_EYE_PLOT_V2_IN_LEN 12
13090 /* Requested operation */
13091 #define MC_CMD_KR_TUNE_START_EYE_PLOT_V2_IN_KR_TUNE_OP_OFST 0
13092 #define MC_CMD_KR_TUNE_START_EYE_PLOT_V2_IN_KR_TUNE_OP_LEN 1
13093 /* Align the arguments to 32 bits */
13094 #define MC_CMD_KR_TUNE_START_EYE_PLOT_V2_IN_KR_TUNE_RSVD_OFST 1
13095 #define MC_CMD_KR_TUNE_START_EYE_PLOT_V2_IN_KR_TUNE_RSVD_LEN 3
13096 #define MC_CMD_KR_TUNE_START_EYE_PLOT_V2_IN_LANE_OFST 4
13097 #define MC_CMD_KR_TUNE_START_EYE_PLOT_V2_IN_LANE_LEN 4
13098 #define MC_CMD_KR_TUNE_START_EYE_PLOT_V2_IN_LANE_NUM_LBN 0
13099 #define MC_CMD_KR_TUNE_START_EYE_PLOT_V2_IN_LANE_NUM_WIDTH 8
13100 #define MC_CMD_KR_TUNE_START_EYE_PLOT_V2_IN_LANE_ABS_REL_LBN 31
13101 #define MC_CMD_KR_TUNE_START_EYE_PLOT_V2_IN_LANE_ABS_REL_WIDTH 1
13102 /* Scan duration / cycle count */
13103 #define MC_CMD_KR_TUNE_START_EYE_PLOT_V2_IN_BER_OFST 8
13104 #define MC_CMD_KR_TUNE_START_EYE_PLOT_V2_IN_BER_LEN 4
13105
13106 /* MC_CMD_KR_TUNE_START_EYE_PLOT_OUT msgresponse */
13107 #define MC_CMD_KR_TUNE_START_EYE_PLOT_OUT_LEN 0
13108
13109 /* MC_CMD_KR_TUNE_POLL_EYE_PLOT_IN msgrequest */
13110 #define MC_CMD_KR_TUNE_POLL_EYE_PLOT_IN_LEN 4
13111 /* Requested operation */
13112 #define MC_CMD_KR_TUNE_POLL_EYE_PLOT_IN_KR_TUNE_OP_OFST 0
13113 #define MC_CMD_KR_TUNE_POLL_EYE_PLOT_IN_KR_TUNE_OP_LEN 1
13114 /* Align the arguments to 32 bits */
13115 #define MC_CMD_KR_TUNE_POLL_EYE_PLOT_IN_KR_TUNE_RSVD_OFST 1
13116 #define MC_CMD_KR_TUNE_POLL_EYE_PLOT_IN_KR_TUNE_RSVD_LEN 3
13117
13118 /* MC_CMD_KR_TUNE_POLL_EYE_PLOT_OUT msgresponse */
13119 #define MC_CMD_KR_TUNE_POLL_EYE_PLOT_OUT_LENMIN 0
13120 #define MC_CMD_KR_TUNE_POLL_EYE_PLOT_OUT_LENMAX 252
13121 #define MC_CMD_KR_TUNE_POLL_EYE_PLOT_OUT_LEN(num) (0+2*(num))
13122 #define MC_CMD_KR_TUNE_POLL_EYE_PLOT_OUT_SAMPLES_OFST 0
13123 #define MC_CMD_KR_TUNE_POLL_EYE_PLOT_OUT_SAMPLES_LEN 2
13124 #define MC_CMD_KR_TUNE_POLL_EYE_PLOT_OUT_SAMPLES_MINNUM 0
13125 #define MC_CMD_KR_TUNE_POLL_EYE_PLOT_OUT_SAMPLES_MAXNUM 126
13126
13127 /* MC_CMD_KR_TUNE_READ_FOM_IN msgrequest */
13128 #define MC_CMD_KR_TUNE_READ_FOM_IN_LEN 8
13129 /* Requested operation */
13130 #define MC_CMD_KR_TUNE_READ_FOM_IN_KR_TUNE_OP_OFST 0
13131 #define MC_CMD_KR_TUNE_READ_FOM_IN_KR_TUNE_OP_LEN 1
13132 /* Align the arguments to 32 bits */
13133 #define MC_CMD_KR_TUNE_READ_FOM_IN_KR_TUNE_RSVD_OFST 1
13134 #define MC_CMD_KR_TUNE_READ_FOM_IN_KR_TUNE_RSVD_LEN 3
13135 #define MC_CMD_KR_TUNE_READ_FOM_IN_LANE_OFST 4
13136 #define MC_CMD_KR_TUNE_READ_FOM_IN_LANE_LEN 4
13137 #define MC_CMD_KR_TUNE_READ_FOM_IN_LANE_NUM_LBN 0
13138 #define MC_CMD_KR_TUNE_READ_FOM_IN_LANE_NUM_WIDTH 8
13139 #define MC_CMD_KR_TUNE_READ_FOM_IN_LANE_ABS_REL_LBN 31
13140 #define MC_CMD_KR_TUNE_READ_FOM_IN_LANE_ABS_REL_WIDTH 1
13141
13142 /* MC_CMD_KR_TUNE_READ_FOM_OUT msgresponse */
13143 #define MC_CMD_KR_TUNE_READ_FOM_OUT_LEN 4
13144 #define MC_CMD_KR_TUNE_READ_FOM_OUT_FOM_OFST 0
13145 #define MC_CMD_KR_TUNE_READ_FOM_OUT_FOM_LEN 4
13146
13147 /* MC_CMD_KR_TUNE_LINK_TRAIN_RUN_IN msgrequest */
13148 #define MC_CMD_KR_TUNE_LINK_TRAIN_RUN_IN_LEN 8
13149 /* Requested operation */
13150 #define MC_CMD_KR_TUNE_LINK_TRAIN_RUN_IN_KR_TUNE_OP_OFST 0
13151 #define MC_CMD_KR_TUNE_LINK_TRAIN_RUN_IN_KR_TUNE_OP_LEN 1
13152 /* Align the arguments to 32 bits */
13153 #define MC_CMD_KR_TUNE_LINK_TRAIN_RUN_IN_KR_TUNE_RSVD_OFST 1
13154 #define MC_CMD_KR_TUNE_LINK_TRAIN_RUN_IN_KR_TUNE_RSVD_LEN 3
13155 #define MC_CMD_KR_TUNE_LINK_TRAIN_RUN_IN_RUN_OFST 4
13156 #define MC_CMD_KR_TUNE_LINK_TRAIN_RUN_IN_RUN_LEN 4
13157 #define MC_CMD_KR_TUNE_LINK_TRAIN_RUN_IN_STOP 0x0 /* enum */
13158 #define MC_CMD_KR_TUNE_LINK_TRAIN_RUN_IN_START 0x1 /* enum */
13159
13160 /* MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN msgrequest */
13161 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_LEN 28
13162 /* Requested operation */
13163 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_KR_TUNE_OP_OFST 0
13164 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_KR_TUNE_OP_LEN 1
13165 /* Align the arguments to 32 bits */
13166 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_KR_TUNE_RSVD_OFST 1
13167 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_KR_TUNE_RSVD_LEN 3
13168 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_LANE_OFST 4
13169 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_LANE_LEN 4
13170 /* Set INITIALIZE state */
13171 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_INITIALIZE_OFST 8
13172 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_INITIALIZE_LEN 4
13173 /* Set PRESET state */
13174 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_PRESET_OFST 12
13175 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_PRESET_LEN 4
13176 /* C(-1) request */
13177 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_CM1_OFST 16
13178 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_CM1_LEN 4
13179 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_REQ_HOLD 0x0 /* enum */
13180 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_REQ_INCREMENT 0x1 /* enum */
13181 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_REQ_DECREMENT 0x2 /* enum */
13182 /* C(0) request */
13183 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_C0_OFST 20
13184 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_C0_LEN 4
13185 /*            Enum values, see field(s): */
13186 /*               MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN/CM1 */
13187 /* C(+1) request */
13188 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_CP1_OFST 24
13189 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_CP1_LEN 4
13190 /*            Enum values, see field(s): */
13191 /*               MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN/CM1 */
13192
13193 /* MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT msgresponse */
13194 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT_LEN 24
13195 /* C(-1) status */
13196 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT_CM1_STATUS_OFST 0
13197 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT_CM1_STATUS_LEN 4
13198 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT_STATUS_NOT_UPDATED 0x0 /* enum */
13199 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT_STATUS_UPDATED 0x1 /* enum */
13200 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT_STATUS_MINIMUM 0x2 /* enum */
13201 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT_STATUS_MAXIMUM 0x3 /* enum */
13202 /* C(0) status */
13203 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT_C0_STATUS_OFST 4
13204 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT_C0_STATUS_LEN 4
13205 /*            Enum values, see field(s): */
13206 /*               MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT/CM1 */
13207 /* C(+1) status */
13208 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT_CP1_STATUS_OFST 8
13209 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT_CP1_STATUS_LEN 4
13210 /*            Enum values, see field(s): */
13211 /*               MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT/CM1 */
13212 /* C(-1) value */
13213 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT_CM1_VALUE_OFST 12
13214 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT_CM1_VALUE_LEN 4
13215 /* C(0) value */
13216 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT_C0_VALUE_OFST 16
13217 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT_C0_VALUE_LEN 4
13218 /* C(+1) status */
13219 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT_CP1_VALUE_OFST 20
13220 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT_CP1_VALUE_LEN 4
13221
13222
13223 /***********************************/
13224 /* MC_CMD_PCIE_TUNE
13225  * Get or set PCIE Serdes RXEQ and TX Driver settings
13226  */
13227 #define MC_CMD_PCIE_TUNE 0xf2
13228 #undef  MC_CMD_0xf2_PRIVILEGE_CTG
13229
13230 #define MC_CMD_0xf2_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
13231
13232 /* MC_CMD_PCIE_TUNE_IN msgrequest */
13233 #define MC_CMD_PCIE_TUNE_IN_LENMIN 4
13234 #define MC_CMD_PCIE_TUNE_IN_LENMAX 252
13235 #define MC_CMD_PCIE_TUNE_IN_LEN(num) (4+4*(num))
13236 /* Requested operation */
13237 #define MC_CMD_PCIE_TUNE_IN_PCIE_TUNE_OP_OFST 0
13238 #define MC_CMD_PCIE_TUNE_IN_PCIE_TUNE_OP_LEN 1
13239 /* enum: Get current RXEQ settings */
13240 #define MC_CMD_PCIE_TUNE_IN_RXEQ_GET 0x0
13241 /* enum: Override RXEQ settings */
13242 #define MC_CMD_PCIE_TUNE_IN_RXEQ_SET 0x1
13243 /* enum: Get current TX Driver settings */
13244 #define MC_CMD_PCIE_TUNE_IN_TXEQ_GET 0x2
13245 /* enum: Override TX Driver settings */
13246 #define MC_CMD_PCIE_TUNE_IN_TXEQ_SET 0x3
13247 /* enum: Start PCIe Serdes Eye diagram plot on a given lane. */
13248 #define MC_CMD_PCIE_TUNE_IN_START_EYE_PLOT 0x5
13249 /* enum: Poll PCIe Serdes Eye diagram plot. Returns one row of BER data. The
13250  * caller should call this command repeatedly after starting eye plot, until no
13251  * more data is returned.
13252  */
13253 #define MC_CMD_PCIE_TUNE_IN_POLL_EYE_PLOT 0x6
13254 /* enum: Enable the SERDES BIST and set it to generate a 200MHz square wave */
13255 #define MC_CMD_PCIE_TUNE_IN_BIST_SQUARE_WAVE 0x7
13256 /* Align the arguments to 32 bits */
13257 #define MC_CMD_PCIE_TUNE_IN_PCIE_TUNE_RSVD_OFST 1
13258 #define MC_CMD_PCIE_TUNE_IN_PCIE_TUNE_RSVD_LEN 3
13259 /* Arguments specific to the operation */
13260 #define MC_CMD_PCIE_TUNE_IN_PCIE_TUNE_ARGS_OFST 4
13261 #define MC_CMD_PCIE_TUNE_IN_PCIE_TUNE_ARGS_LEN 4
13262 #define MC_CMD_PCIE_TUNE_IN_PCIE_TUNE_ARGS_MINNUM 0
13263 #define MC_CMD_PCIE_TUNE_IN_PCIE_TUNE_ARGS_MAXNUM 62
13264
13265 /* MC_CMD_PCIE_TUNE_OUT msgresponse */
13266 #define MC_CMD_PCIE_TUNE_OUT_LEN 0
13267
13268 /* MC_CMD_PCIE_TUNE_RXEQ_GET_IN msgrequest */
13269 #define MC_CMD_PCIE_TUNE_RXEQ_GET_IN_LEN 4
13270 /* Requested operation */
13271 #define MC_CMD_PCIE_TUNE_RXEQ_GET_IN_PCIE_TUNE_OP_OFST 0
13272 #define MC_CMD_PCIE_TUNE_RXEQ_GET_IN_PCIE_TUNE_OP_LEN 1
13273 /* Align the arguments to 32 bits */
13274 #define MC_CMD_PCIE_TUNE_RXEQ_GET_IN_PCIE_TUNE_RSVD_OFST 1
13275 #define MC_CMD_PCIE_TUNE_RXEQ_GET_IN_PCIE_TUNE_RSVD_LEN 3
13276
13277 /* MC_CMD_PCIE_TUNE_RXEQ_GET_OUT msgresponse */
13278 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LENMIN 4
13279 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LENMAX 252
13280 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LEN(num) (0+4*(num))
13281 /* RXEQ Parameter */
13282 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_PARAM_OFST 0
13283 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_PARAM_LEN 4
13284 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_PARAM_MINNUM 1
13285 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_PARAM_MAXNUM 63
13286 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_PARAM_ID_LBN 0
13287 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_PARAM_ID_WIDTH 8
13288 /* enum: Attenuation (0-15) */
13289 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_ATT 0x0
13290 /* enum: CTLE Boost (0-15) */
13291 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_BOOST 0x1
13292 /* enum: DFE Tap1 (0 - max negative, 64 - zero, 127 - max positive) */
13293 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_DFE_TAP1 0x2
13294 /* enum: DFE Tap2 (0 - max negative, 32 - zero, 63 - max positive) */
13295 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_DFE_TAP2 0x3
13296 /* enum: DFE Tap3 (0 - max negative, 32 - zero, 63 - max positive) */
13297 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_DFE_TAP3 0x4
13298 /* enum: DFE Tap4 (0 - max negative, 32 - zero, 63 - max positive) */
13299 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_DFE_TAP4 0x5
13300 /* enum: DFE Tap5 (0 - max negative, 32 - zero, 63 - max positive) */
13301 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_DFE_TAP5 0x6
13302 /* enum: DFE DLev */
13303 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_DFE_DLEV 0x7
13304 /* enum: Figure of Merit */
13305 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_FOM 0x8
13306 /* enum: CTLE EQ Capacitor (HF Gain) */
13307 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_CTLE_EQC 0x9
13308 /* enum: CTLE EQ Resistor (DC Gain) */
13309 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_CTLE_EQRES 0xa
13310 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_PARAM_LANE_LBN 8
13311 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_PARAM_LANE_WIDTH 5
13312 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LANE_0 0x0 /* enum */
13313 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LANE_1 0x1 /* enum */
13314 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LANE_2 0x2 /* enum */
13315 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LANE_3 0x3 /* enum */
13316 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LANE_4 0x4 /* enum */
13317 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LANE_5 0x5 /* enum */
13318 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LANE_6 0x6 /* enum */
13319 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LANE_7 0x7 /* enum */
13320 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LANE_8 0x8 /* enum */
13321 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LANE_9 0x9 /* enum */
13322 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LANE_10 0xa /* enum */
13323 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LANE_11 0xb /* enum */
13324 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LANE_12 0xc /* enum */
13325 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LANE_13 0xd /* enum */
13326 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LANE_14 0xe /* enum */
13327 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LANE_15 0xf /* enum */
13328 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LANE_ALL 0x10 /* enum */
13329 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_PARAM_AUTOCAL_LBN 13
13330 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_PARAM_AUTOCAL_WIDTH 1
13331 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_RESERVED_LBN 14
13332 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_RESERVED_WIDTH 10
13333 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_PARAM_CURRENT_LBN 24
13334 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_PARAM_CURRENT_WIDTH 8
13335
13336 /* MC_CMD_PCIE_TUNE_RXEQ_SET_IN msgrequest */
13337 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_LENMIN 8
13338 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_LENMAX 252
13339 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_LEN(num) (4+4*(num))
13340 /* Requested operation */
13341 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_PCIE_TUNE_OP_OFST 0
13342 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_PCIE_TUNE_OP_LEN 1
13343 /* Align the arguments to 32 bits */
13344 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_PCIE_TUNE_RSVD_OFST 1
13345 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_PCIE_TUNE_RSVD_LEN 3
13346 /* RXEQ Parameter */
13347 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_PARAM_OFST 4
13348 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_PARAM_LEN 4
13349 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_PARAM_MINNUM 1
13350 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_PARAM_MAXNUM 62
13351 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_PARAM_ID_LBN 0
13352 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_PARAM_ID_WIDTH 8
13353 /*             Enum values, see field(s): */
13354 /*                MC_CMD_PCIE_TUNE_RXEQ_GET_OUT/PARAM_ID */
13355 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_PARAM_LANE_LBN 8
13356 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_PARAM_LANE_WIDTH 5
13357 /*             Enum values, see field(s): */
13358 /*                MC_CMD_PCIE_TUNE_RXEQ_GET_OUT/PARAM_LANE */
13359 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_PARAM_AUTOCAL_LBN 13
13360 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_PARAM_AUTOCAL_WIDTH 1
13361 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_RESERVED_LBN 14
13362 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_RESERVED_WIDTH 2
13363 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_PARAM_INITIAL_LBN 16
13364 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_PARAM_INITIAL_WIDTH 8
13365 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_RESERVED2_LBN 24
13366 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_RESERVED2_WIDTH 8
13367
13368 /* MC_CMD_PCIE_TUNE_RXEQ_SET_OUT msgresponse */
13369 #define MC_CMD_PCIE_TUNE_RXEQ_SET_OUT_LEN 0
13370
13371 /* MC_CMD_PCIE_TUNE_TXEQ_GET_IN msgrequest */
13372 #define MC_CMD_PCIE_TUNE_TXEQ_GET_IN_LEN 4
13373 /* Requested operation */
13374 #define MC_CMD_PCIE_TUNE_TXEQ_GET_IN_PCIE_TUNE_OP_OFST 0
13375 #define MC_CMD_PCIE_TUNE_TXEQ_GET_IN_PCIE_TUNE_OP_LEN 1
13376 /* Align the arguments to 32 bits */
13377 #define MC_CMD_PCIE_TUNE_TXEQ_GET_IN_PCIE_TUNE_RSVD_OFST 1
13378 #define MC_CMD_PCIE_TUNE_TXEQ_GET_IN_PCIE_TUNE_RSVD_LEN 3
13379
13380 /* MC_CMD_PCIE_TUNE_TXEQ_GET_OUT msgresponse */
13381 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_LENMIN 4
13382 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_LENMAX 252
13383 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_LEN(num) (0+4*(num))
13384 /* RXEQ Parameter */
13385 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_PARAM_OFST 0
13386 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_PARAM_LEN 4
13387 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_PARAM_MINNUM 1
13388 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_PARAM_MAXNUM 63
13389 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_PARAM_ID_LBN 0
13390 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_PARAM_ID_WIDTH 8
13391 /* enum: TxMargin (PIPE) */
13392 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_TXMARGIN 0x0
13393 /* enum: TxSwing (PIPE) */
13394 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_TXSWING 0x1
13395 /* enum: De-emphasis coefficient C(-1) (PIPE) */
13396 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_CM1 0x2
13397 /* enum: De-emphasis coefficient C(0) (PIPE) */
13398 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_C0 0x3
13399 /* enum: De-emphasis coefficient C(+1) (PIPE) */
13400 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_CP1 0x4
13401 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_PARAM_LANE_LBN 8
13402 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_PARAM_LANE_WIDTH 4
13403 /*             Enum values, see field(s): */
13404 /*                MC_CMD_PCIE_TUNE_RXEQ_GET_OUT/PARAM_LANE */
13405 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_RESERVED_LBN 12
13406 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_RESERVED_WIDTH 12
13407 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_PARAM_CURRENT_LBN 24
13408 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_PARAM_CURRENT_WIDTH 8
13409
13410 /* MC_CMD_PCIE_TUNE_START_EYE_PLOT_IN msgrequest */
13411 #define MC_CMD_PCIE_TUNE_START_EYE_PLOT_IN_LEN 8
13412 /* Requested operation */
13413 #define MC_CMD_PCIE_TUNE_START_EYE_PLOT_IN_PCIE_TUNE_OP_OFST 0
13414 #define MC_CMD_PCIE_TUNE_START_EYE_PLOT_IN_PCIE_TUNE_OP_LEN 1
13415 /* Align the arguments to 32 bits */
13416 #define MC_CMD_PCIE_TUNE_START_EYE_PLOT_IN_PCIE_TUNE_RSVD_OFST 1
13417 #define MC_CMD_PCIE_TUNE_START_EYE_PLOT_IN_PCIE_TUNE_RSVD_LEN 3
13418 #define MC_CMD_PCIE_TUNE_START_EYE_PLOT_IN_LANE_OFST 4
13419 #define MC_CMD_PCIE_TUNE_START_EYE_PLOT_IN_LANE_LEN 4
13420
13421 /* MC_CMD_PCIE_TUNE_START_EYE_PLOT_OUT msgresponse */
13422 #define MC_CMD_PCIE_TUNE_START_EYE_PLOT_OUT_LEN 0
13423
13424 /* MC_CMD_PCIE_TUNE_POLL_EYE_PLOT_IN msgrequest */
13425 #define MC_CMD_PCIE_TUNE_POLL_EYE_PLOT_IN_LEN 4
13426 /* Requested operation */
13427 #define MC_CMD_PCIE_TUNE_POLL_EYE_PLOT_IN_PCIE_TUNE_OP_OFST 0
13428 #define MC_CMD_PCIE_TUNE_POLL_EYE_PLOT_IN_PCIE_TUNE_OP_LEN 1
13429 /* Align the arguments to 32 bits */
13430 #define MC_CMD_PCIE_TUNE_POLL_EYE_PLOT_IN_PCIE_TUNE_RSVD_OFST 1
13431 #define MC_CMD_PCIE_TUNE_POLL_EYE_PLOT_IN_PCIE_TUNE_RSVD_LEN 3
13432
13433 /* MC_CMD_PCIE_TUNE_POLL_EYE_PLOT_OUT msgresponse */
13434 #define MC_CMD_PCIE_TUNE_POLL_EYE_PLOT_OUT_LENMIN 0
13435 #define MC_CMD_PCIE_TUNE_POLL_EYE_PLOT_OUT_LENMAX 252
13436 #define MC_CMD_PCIE_TUNE_POLL_EYE_PLOT_OUT_LEN(num) (0+2*(num))
13437 #define MC_CMD_PCIE_TUNE_POLL_EYE_PLOT_OUT_SAMPLES_OFST 0
13438 #define MC_CMD_PCIE_TUNE_POLL_EYE_PLOT_OUT_SAMPLES_LEN 2
13439 #define MC_CMD_PCIE_TUNE_POLL_EYE_PLOT_OUT_SAMPLES_MINNUM 0
13440 #define MC_CMD_PCIE_TUNE_POLL_EYE_PLOT_OUT_SAMPLES_MAXNUM 126
13441
13442 /* MC_CMD_PCIE_TUNE_BIST_SQUARE_WAVE_IN msgrequest */
13443 #define MC_CMD_PCIE_TUNE_BIST_SQUARE_WAVE_IN_LEN 0
13444
13445 /* MC_CMD_PCIE_TUNE_BIST_SQUARE_WAVE_OUT msgrequest */
13446 #define MC_CMD_PCIE_TUNE_BIST_SQUARE_WAVE_OUT_LEN 0
13447
13448
13449 /***********************************/
13450 /* MC_CMD_LICENSING
13451  * Operations on the NVRAM_PARTITION_TYPE_LICENSE application license partition
13452  * - not used for V3 licensing
13453  */
13454 #define MC_CMD_LICENSING 0xf3
13455 #undef  MC_CMD_0xf3_PRIVILEGE_CTG
13456
13457 #define MC_CMD_0xf3_PRIVILEGE_CTG SRIOV_CTG_GENERAL
13458
13459 /* MC_CMD_LICENSING_IN msgrequest */
13460 #define MC_CMD_LICENSING_IN_LEN 4
13461 /* identifies the type of operation requested */
13462 #define MC_CMD_LICENSING_IN_OP_OFST 0
13463 #define MC_CMD_LICENSING_IN_OP_LEN 4
13464 /* enum: re-read and apply licenses after a license key partition update; note
13465  * that this operation returns a zero-length response
13466  */
13467 #define MC_CMD_LICENSING_IN_OP_UPDATE_LICENSE 0x0
13468 /* enum: report counts of installed licenses */
13469 #define MC_CMD_LICENSING_IN_OP_GET_KEY_STATS 0x1
13470
13471 /* MC_CMD_LICENSING_OUT msgresponse */
13472 #define MC_CMD_LICENSING_OUT_LEN 28
13473 /* count of application keys which are valid */
13474 #define MC_CMD_LICENSING_OUT_VALID_APP_KEYS_OFST 0
13475 #define MC_CMD_LICENSING_OUT_VALID_APP_KEYS_LEN 4
13476 /* sum of UNVERIFIABLE_APP_KEYS + WRONG_NODE_APP_KEYS (for compatibility with
13477  * MC_CMD_FC_OP_LICENSE)
13478  */
13479 #define MC_CMD_LICENSING_OUT_INVALID_APP_KEYS_OFST 4
13480 #define MC_CMD_LICENSING_OUT_INVALID_APP_KEYS_LEN 4
13481 /* count of application keys which are invalid due to being blacklisted */
13482 #define MC_CMD_LICENSING_OUT_BLACKLISTED_APP_KEYS_OFST 8
13483 #define MC_CMD_LICENSING_OUT_BLACKLISTED_APP_KEYS_LEN 4
13484 /* count of application keys which are invalid due to being unverifiable */
13485 #define MC_CMD_LICENSING_OUT_UNVERIFIABLE_APP_KEYS_OFST 12
13486 #define MC_CMD_LICENSING_OUT_UNVERIFIABLE_APP_KEYS_LEN 4
13487 /* count of application keys which are invalid due to being for the wrong node
13488  */
13489 #define MC_CMD_LICENSING_OUT_WRONG_NODE_APP_KEYS_OFST 16
13490 #define MC_CMD_LICENSING_OUT_WRONG_NODE_APP_KEYS_LEN 4
13491 /* licensing state (for diagnostics; the exact meaning of the bits in this
13492  * field are private to the firmware)
13493  */
13494 #define MC_CMD_LICENSING_OUT_LICENSING_STATE_OFST 20
13495 #define MC_CMD_LICENSING_OUT_LICENSING_STATE_LEN 4
13496 /* licensing subsystem self-test report (for manftest) */
13497 #define MC_CMD_LICENSING_OUT_LICENSING_SELF_TEST_OFST 24
13498 #define MC_CMD_LICENSING_OUT_LICENSING_SELF_TEST_LEN 4
13499 /* enum: licensing subsystem self-test failed */
13500 #define MC_CMD_LICENSING_OUT_SELF_TEST_FAIL 0x0
13501 /* enum: licensing subsystem self-test passed */
13502 #define MC_CMD_LICENSING_OUT_SELF_TEST_PASS 0x1
13503
13504
13505 /***********************************/
13506 /* MC_CMD_LICENSING_V3
13507  * Operations on the NVRAM_PARTITION_TYPE_LICENSE application license partition
13508  * - V3 licensing (Medford)
13509  */
13510 #define MC_CMD_LICENSING_V3 0xd0
13511 #undef  MC_CMD_0xd0_PRIVILEGE_CTG
13512
13513 #define MC_CMD_0xd0_PRIVILEGE_CTG SRIOV_CTG_GENERAL
13514
13515 /* MC_CMD_LICENSING_V3_IN msgrequest */
13516 #define MC_CMD_LICENSING_V3_IN_LEN 4
13517 /* identifies the type of operation requested */
13518 #define MC_CMD_LICENSING_V3_IN_OP_OFST 0
13519 #define MC_CMD_LICENSING_V3_IN_OP_LEN 4
13520 /* enum: re-read and apply licenses after a license key partition update; note
13521  * that this operation returns a zero-length response
13522  */
13523 #define MC_CMD_LICENSING_V3_IN_OP_UPDATE_LICENSE 0x0
13524 /* enum: report counts of installed licenses Returns EAGAIN if license
13525  * processing (updating) has been started but not yet completed.
13526  */
13527 #define MC_CMD_LICENSING_V3_IN_OP_REPORT_LICENSE 0x1
13528
13529 /* MC_CMD_LICENSING_V3_OUT msgresponse */
13530 #define MC_CMD_LICENSING_V3_OUT_LEN 88
13531 /* count of keys which are valid */
13532 #define MC_CMD_LICENSING_V3_OUT_VALID_KEYS_OFST 0
13533 #define MC_CMD_LICENSING_V3_OUT_VALID_KEYS_LEN 4
13534 /* sum of UNVERIFIABLE_KEYS + WRONG_NODE_KEYS (for compatibility with
13535  * MC_CMD_FC_OP_LICENSE)
13536  */
13537 #define MC_CMD_LICENSING_V3_OUT_INVALID_KEYS_OFST 4
13538 #define MC_CMD_LICENSING_V3_OUT_INVALID_KEYS_LEN 4
13539 /* count of keys which are invalid due to being unverifiable */
13540 #define MC_CMD_LICENSING_V3_OUT_UNVERIFIABLE_KEYS_OFST 8
13541 #define MC_CMD_LICENSING_V3_OUT_UNVERIFIABLE_KEYS_LEN 4
13542 /* count of keys which are invalid due to being for the wrong node */
13543 #define MC_CMD_LICENSING_V3_OUT_WRONG_NODE_KEYS_OFST 12
13544 #define MC_CMD_LICENSING_V3_OUT_WRONG_NODE_KEYS_LEN 4
13545 /* licensing state (for diagnostics; the exact meaning of the bits in this
13546  * field are private to the firmware)
13547  */
13548 #define MC_CMD_LICENSING_V3_OUT_LICENSING_STATE_OFST 16
13549 #define MC_CMD_LICENSING_V3_OUT_LICENSING_STATE_LEN 4
13550 /* licensing subsystem self-test report (for manftest) */
13551 #define MC_CMD_LICENSING_V3_OUT_LICENSING_SELF_TEST_OFST 20
13552 #define MC_CMD_LICENSING_V3_OUT_LICENSING_SELF_TEST_LEN 4
13553 /* enum: licensing subsystem self-test failed */
13554 #define MC_CMD_LICENSING_V3_OUT_SELF_TEST_FAIL 0x0
13555 /* enum: licensing subsystem self-test passed */
13556 #define MC_CMD_LICENSING_V3_OUT_SELF_TEST_PASS 0x1
13557 /* bitmask of licensed applications */
13558 #define MC_CMD_LICENSING_V3_OUT_LICENSED_APPS_OFST 24
13559 #define MC_CMD_LICENSING_V3_OUT_LICENSED_APPS_LEN 8
13560 #define MC_CMD_LICENSING_V3_OUT_LICENSED_APPS_LO_OFST 24
13561 #define MC_CMD_LICENSING_V3_OUT_LICENSED_APPS_HI_OFST 28
13562 /* reserved for future use */
13563 #define MC_CMD_LICENSING_V3_OUT_RESERVED_0_OFST 32
13564 #define MC_CMD_LICENSING_V3_OUT_RESERVED_0_LEN 24
13565 /* bitmask of licensed features */
13566 #define MC_CMD_LICENSING_V3_OUT_LICENSED_FEATURES_OFST 56
13567 #define MC_CMD_LICENSING_V3_OUT_LICENSED_FEATURES_LEN 8
13568 #define MC_CMD_LICENSING_V3_OUT_LICENSED_FEATURES_LO_OFST 56
13569 #define MC_CMD_LICENSING_V3_OUT_LICENSED_FEATURES_HI_OFST 60
13570 /* reserved for future use */
13571 #define MC_CMD_LICENSING_V3_OUT_RESERVED_1_OFST 64
13572 #define MC_CMD_LICENSING_V3_OUT_RESERVED_1_LEN 24
13573
13574
13575 /***********************************/
13576 /* MC_CMD_LICENSING_GET_ID_V3
13577  * Get ID and type from the NVRAM_PARTITION_TYPE_LICENSE application license
13578  * partition - V3 licensing (Medford)
13579  */
13580 #define MC_CMD_LICENSING_GET_ID_V3 0xd1
13581 #undef  MC_CMD_0xd1_PRIVILEGE_CTG
13582
13583 #define MC_CMD_0xd1_PRIVILEGE_CTG SRIOV_CTG_GENERAL
13584
13585 /* MC_CMD_LICENSING_GET_ID_V3_IN msgrequest */
13586 #define MC_CMD_LICENSING_GET_ID_V3_IN_LEN 0
13587
13588 /* MC_CMD_LICENSING_GET_ID_V3_OUT msgresponse */
13589 #define MC_CMD_LICENSING_GET_ID_V3_OUT_LENMIN 8
13590 #define MC_CMD_LICENSING_GET_ID_V3_OUT_LENMAX 252
13591 #define MC_CMD_LICENSING_GET_ID_V3_OUT_LEN(num) (8+1*(num))
13592 /* type of license (eg 3) */
13593 #define MC_CMD_LICENSING_GET_ID_V3_OUT_LICENSE_TYPE_OFST 0
13594 #define MC_CMD_LICENSING_GET_ID_V3_OUT_LICENSE_TYPE_LEN 4
13595 /* length of the license ID (in bytes) */
13596 #define MC_CMD_LICENSING_GET_ID_V3_OUT_LICENSE_ID_LENGTH_OFST 4
13597 #define MC_CMD_LICENSING_GET_ID_V3_OUT_LICENSE_ID_LENGTH_LEN 4
13598 /* the unique license ID of the adapter */
13599 #define MC_CMD_LICENSING_GET_ID_V3_OUT_LICENSE_ID_OFST 8
13600 #define MC_CMD_LICENSING_GET_ID_V3_OUT_LICENSE_ID_LEN 1
13601 #define MC_CMD_LICENSING_GET_ID_V3_OUT_LICENSE_ID_MINNUM 0
13602 #define MC_CMD_LICENSING_GET_ID_V3_OUT_LICENSE_ID_MAXNUM 244
13603
13604
13605 /***********************************/
13606 /* MC_CMD_MC2MC_PROXY
13607  * Execute an arbitrary MCDI command on the slave MC of a dual-core device.
13608  * This will fail on a single-core system.
13609  */
13610 #define MC_CMD_MC2MC_PROXY 0xf4
13611 #undef  MC_CMD_0xf4_PRIVILEGE_CTG
13612
13613 #define MC_CMD_0xf4_PRIVILEGE_CTG SRIOV_CTG_GENERAL
13614
13615 /* MC_CMD_MC2MC_PROXY_IN msgrequest */
13616 #define MC_CMD_MC2MC_PROXY_IN_LEN 0
13617
13618 /* MC_CMD_MC2MC_PROXY_OUT msgresponse */
13619 #define MC_CMD_MC2MC_PROXY_OUT_LEN 0
13620
13621
13622 /***********************************/
13623 /* MC_CMD_GET_LICENSED_APP_STATE
13624  * Query the state of an individual licensed application. (Note that the actual
13625  * state may be invalidated by the MC_CMD_LICENSING OP_UPDATE_LICENSE operation
13626  * or a reboot of the MC.) Not used for V3 licensing
13627  */
13628 #define MC_CMD_GET_LICENSED_APP_STATE 0xf5
13629 #undef  MC_CMD_0xf5_PRIVILEGE_CTG
13630
13631 #define MC_CMD_0xf5_PRIVILEGE_CTG SRIOV_CTG_GENERAL
13632
13633 /* MC_CMD_GET_LICENSED_APP_STATE_IN msgrequest */
13634 #define MC_CMD_GET_LICENSED_APP_STATE_IN_LEN 4
13635 /* application ID to query (LICENSED_APP_ID_xxx) */
13636 #define MC_CMD_GET_LICENSED_APP_STATE_IN_APP_ID_OFST 0
13637 #define MC_CMD_GET_LICENSED_APP_STATE_IN_APP_ID_LEN 4
13638
13639 /* MC_CMD_GET_LICENSED_APP_STATE_OUT msgresponse */
13640 #define MC_CMD_GET_LICENSED_APP_STATE_OUT_LEN 4
13641 /* state of this application */
13642 #define MC_CMD_GET_LICENSED_APP_STATE_OUT_STATE_OFST 0
13643 #define MC_CMD_GET_LICENSED_APP_STATE_OUT_STATE_LEN 4
13644 /* enum: no (or invalid) license is present for the application */
13645 #define MC_CMD_GET_LICENSED_APP_STATE_OUT_NOT_LICENSED 0x0
13646 /* enum: a valid license is present for the application */
13647 #define MC_CMD_GET_LICENSED_APP_STATE_OUT_LICENSED 0x1
13648
13649
13650 /***********************************/
13651 /* MC_CMD_GET_LICENSED_V3_APP_STATE
13652  * Query the state of an individual licensed application. (Note that the actual
13653  * state may be invalidated by the MC_CMD_LICENSING_V3 OP_UPDATE_LICENSE
13654  * operation or a reboot of the MC.) Used for V3 licensing (Medford)
13655  */
13656 #define MC_CMD_GET_LICENSED_V3_APP_STATE 0xd2
13657 #undef  MC_CMD_0xd2_PRIVILEGE_CTG
13658
13659 #define MC_CMD_0xd2_PRIVILEGE_CTG SRIOV_CTG_GENERAL
13660
13661 /* MC_CMD_GET_LICENSED_V3_APP_STATE_IN msgrequest */
13662 #define MC_CMD_GET_LICENSED_V3_APP_STATE_IN_LEN 8
13663 /* application ID to query (LICENSED_V3_APPS_xxx) expressed as a single bit
13664  * mask
13665  */
13666 #define MC_CMD_GET_LICENSED_V3_APP_STATE_IN_APP_ID_OFST 0
13667 #define MC_CMD_GET_LICENSED_V3_APP_STATE_IN_APP_ID_LEN 8
13668 #define MC_CMD_GET_LICENSED_V3_APP_STATE_IN_APP_ID_LO_OFST 0
13669 #define MC_CMD_GET_LICENSED_V3_APP_STATE_IN_APP_ID_HI_OFST 4
13670
13671 /* MC_CMD_GET_LICENSED_V3_APP_STATE_OUT msgresponse */
13672 #define MC_CMD_GET_LICENSED_V3_APP_STATE_OUT_LEN 4
13673 /* state of this application */
13674 #define MC_CMD_GET_LICENSED_V3_APP_STATE_OUT_STATE_OFST 0
13675 #define MC_CMD_GET_LICENSED_V3_APP_STATE_OUT_STATE_LEN 4
13676 /* enum: no (or invalid) license is present for the application */
13677 #define MC_CMD_GET_LICENSED_V3_APP_STATE_OUT_NOT_LICENSED 0x0
13678 /* enum: a valid license is present for the application */
13679 #define MC_CMD_GET_LICENSED_V3_APP_STATE_OUT_LICENSED 0x1
13680
13681
13682 /***********************************/
13683 /* MC_CMD_GET_LICENSED_V3_FEATURE_STATES
13684  * Query the state of an one or more licensed features. (Note that the actual
13685  * state may be invalidated by the MC_CMD_LICENSING_V3 OP_UPDATE_LICENSE
13686  * operation or a reboot of the MC.) Used for V3 licensing (Medford)
13687  */
13688 #define MC_CMD_GET_LICENSED_V3_FEATURE_STATES 0xd3
13689 #undef  MC_CMD_0xd3_PRIVILEGE_CTG
13690
13691 #define MC_CMD_0xd3_PRIVILEGE_CTG SRIOV_CTG_GENERAL
13692
13693 /* MC_CMD_GET_LICENSED_V3_FEATURE_STATES_IN msgrequest */
13694 #define MC_CMD_GET_LICENSED_V3_FEATURE_STATES_IN_LEN 8
13695 /* features to query (LICENSED_V3_FEATURES_xxx) expressed as a mask with one or
13696  * more bits set
13697  */
13698 #define MC_CMD_GET_LICENSED_V3_FEATURE_STATES_IN_FEATURES_OFST 0
13699 #define MC_CMD_GET_LICENSED_V3_FEATURE_STATES_IN_FEATURES_LEN 8
13700 #define MC_CMD_GET_LICENSED_V3_FEATURE_STATES_IN_FEATURES_LO_OFST 0
13701 #define MC_CMD_GET_LICENSED_V3_FEATURE_STATES_IN_FEATURES_HI_OFST 4
13702
13703 /* MC_CMD_GET_LICENSED_V3_FEATURE_STATES_OUT msgresponse */
13704 #define MC_CMD_GET_LICENSED_V3_FEATURE_STATES_OUT_LEN 8
13705 /* states of these features - bit set for licensed, clear for not licensed */
13706 #define MC_CMD_GET_LICENSED_V3_FEATURE_STATES_OUT_STATES_OFST 0
13707 #define MC_CMD_GET_LICENSED_V3_FEATURE_STATES_OUT_STATES_LEN 8
13708 #define MC_CMD_GET_LICENSED_V3_FEATURE_STATES_OUT_STATES_LO_OFST 0
13709 #define MC_CMD_GET_LICENSED_V3_FEATURE_STATES_OUT_STATES_HI_OFST 4
13710
13711
13712 /***********************************/
13713 /* MC_CMD_LICENSED_APP_OP
13714  * Perform an action for an individual licensed application - not used for V3
13715  * licensing.
13716  */
13717 #define MC_CMD_LICENSED_APP_OP 0xf6
13718 #undef  MC_CMD_0xf6_PRIVILEGE_CTG
13719
13720 #define MC_CMD_0xf6_PRIVILEGE_CTG SRIOV_CTG_GENERAL
13721
13722 /* MC_CMD_LICENSED_APP_OP_IN msgrequest */
13723 #define MC_CMD_LICENSED_APP_OP_IN_LENMIN 8
13724 #define MC_CMD_LICENSED_APP_OP_IN_LENMAX 252
13725 #define MC_CMD_LICENSED_APP_OP_IN_LEN(num) (8+4*(num))
13726 /* application ID */
13727 #define MC_CMD_LICENSED_APP_OP_IN_APP_ID_OFST 0
13728 #define MC_CMD_LICENSED_APP_OP_IN_APP_ID_LEN 4
13729 /* the type of operation requested */
13730 #define MC_CMD_LICENSED_APP_OP_IN_OP_OFST 4
13731 #define MC_CMD_LICENSED_APP_OP_IN_OP_LEN 4
13732 /* enum: validate application */
13733 #define MC_CMD_LICENSED_APP_OP_IN_OP_VALIDATE 0x0
13734 /* enum: mask application */
13735 #define MC_CMD_LICENSED_APP_OP_IN_OP_MASK 0x1
13736 /* arguments specific to this particular operation */
13737 #define MC_CMD_LICENSED_APP_OP_IN_ARGS_OFST 8
13738 #define MC_CMD_LICENSED_APP_OP_IN_ARGS_LEN 4
13739 #define MC_CMD_LICENSED_APP_OP_IN_ARGS_MINNUM 0
13740 #define MC_CMD_LICENSED_APP_OP_IN_ARGS_MAXNUM 61
13741
13742 /* MC_CMD_LICENSED_APP_OP_OUT msgresponse */
13743 #define MC_CMD_LICENSED_APP_OP_OUT_LENMIN 0
13744 #define MC_CMD_LICENSED_APP_OP_OUT_LENMAX 252
13745 #define MC_CMD_LICENSED_APP_OP_OUT_LEN(num) (0+4*(num))
13746 /* result specific to this particular operation */
13747 #define MC_CMD_LICENSED_APP_OP_OUT_RESULT_OFST 0
13748 #define MC_CMD_LICENSED_APP_OP_OUT_RESULT_LEN 4
13749 #define MC_CMD_LICENSED_APP_OP_OUT_RESULT_MINNUM 0
13750 #define MC_CMD_LICENSED_APP_OP_OUT_RESULT_MAXNUM 63
13751
13752 /* MC_CMD_LICENSED_APP_OP_VALIDATE_IN msgrequest */
13753 #define MC_CMD_LICENSED_APP_OP_VALIDATE_IN_LEN 72
13754 /* application ID */
13755 #define MC_CMD_LICENSED_APP_OP_VALIDATE_IN_APP_ID_OFST 0
13756 #define MC_CMD_LICENSED_APP_OP_VALIDATE_IN_APP_ID_LEN 4
13757 /* the type of operation requested */
13758 #define MC_CMD_LICENSED_APP_OP_VALIDATE_IN_OP_OFST 4
13759 #define MC_CMD_LICENSED_APP_OP_VALIDATE_IN_OP_LEN 4
13760 /* validation challenge */
13761 #define MC_CMD_LICENSED_APP_OP_VALIDATE_IN_CHALLENGE_OFST 8
13762 #define MC_CMD_LICENSED_APP_OP_VALIDATE_IN_CHALLENGE_LEN 64
13763
13764 /* MC_CMD_LICENSED_APP_OP_VALIDATE_OUT msgresponse */
13765 #define MC_CMD_LICENSED_APP_OP_VALIDATE_OUT_LEN 68
13766 /* feature expiry (time_t) */
13767 #define MC_CMD_LICENSED_APP_OP_VALIDATE_OUT_EXPIRY_OFST 0
13768 #define MC_CMD_LICENSED_APP_OP_VALIDATE_OUT_EXPIRY_LEN 4
13769 /* validation response */
13770 #define MC_CMD_LICENSED_APP_OP_VALIDATE_OUT_RESPONSE_OFST 4
13771 #define MC_CMD_LICENSED_APP_OP_VALIDATE_OUT_RESPONSE_LEN 64
13772
13773 /* MC_CMD_LICENSED_APP_OP_MASK_IN msgrequest */
13774 #define MC_CMD_LICENSED_APP_OP_MASK_IN_LEN 12
13775 /* application ID */
13776 #define MC_CMD_LICENSED_APP_OP_MASK_IN_APP_ID_OFST 0
13777 #define MC_CMD_LICENSED_APP_OP_MASK_IN_APP_ID_LEN 4
13778 /* the type of operation requested */
13779 #define MC_CMD_LICENSED_APP_OP_MASK_IN_OP_OFST 4
13780 #define MC_CMD_LICENSED_APP_OP_MASK_IN_OP_LEN 4
13781 /* flag */
13782 #define MC_CMD_LICENSED_APP_OP_MASK_IN_FLAG_OFST 8
13783 #define MC_CMD_LICENSED_APP_OP_MASK_IN_FLAG_LEN 4
13784
13785 /* MC_CMD_LICENSED_APP_OP_MASK_OUT msgresponse */
13786 #define MC_CMD_LICENSED_APP_OP_MASK_OUT_LEN 0
13787
13788
13789 /***********************************/
13790 /* MC_CMD_LICENSED_V3_VALIDATE_APP
13791  * Perform validation for an individual licensed application - V3 licensing
13792  * (Medford)
13793  */
13794 #define MC_CMD_LICENSED_V3_VALIDATE_APP 0xd4
13795 #undef  MC_CMD_0xd4_PRIVILEGE_CTG
13796
13797 #define MC_CMD_0xd4_PRIVILEGE_CTG SRIOV_CTG_GENERAL
13798
13799 /* MC_CMD_LICENSED_V3_VALIDATE_APP_IN msgrequest */
13800 #define MC_CMD_LICENSED_V3_VALIDATE_APP_IN_LEN 56
13801 /* challenge for validation (384 bits) */
13802 #define MC_CMD_LICENSED_V3_VALIDATE_APP_IN_CHALLENGE_OFST 0
13803 #define MC_CMD_LICENSED_V3_VALIDATE_APP_IN_CHALLENGE_LEN 48
13804 /* application ID expressed as a single bit mask */
13805 #define MC_CMD_LICENSED_V3_VALIDATE_APP_IN_APP_ID_OFST 48
13806 #define MC_CMD_LICENSED_V3_VALIDATE_APP_IN_APP_ID_LEN 8
13807 #define MC_CMD_LICENSED_V3_VALIDATE_APP_IN_APP_ID_LO_OFST 48
13808 #define MC_CMD_LICENSED_V3_VALIDATE_APP_IN_APP_ID_HI_OFST 52
13809
13810 /* MC_CMD_LICENSED_V3_VALIDATE_APP_OUT msgresponse */
13811 #define MC_CMD_LICENSED_V3_VALIDATE_APP_OUT_LEN 116
13812 /* validation response to challenge in the form of ECDSA signature consisting
13813  * of two 384-bit integers, r and s, in big-endian order. The signature signs a
13814  * SHA-384 digest of a message constructed from the concatenation of the input
13815  * message and the remaining fields of this output message, e.g. challenge[48
13816  * bytes] ... expiry_time[4 bytes] ...
13817  */
13818 #define MC_CMD_LICENSED_V3_VALIDATE_APP_OUT_RESPONSE_OFST 0
13819 #define MC_CMD_LICENSED_V3_VALIDATE_APP_OUT_RESPONSE_LEN 96
13820 /* application expiry time */
13821 #define MC_CMD_LICENSED_V3_VALIDATE_APP_OUT_EXPIRY_TIME_OFST 96
13822 #define MC_CMD_LICENSED_V3_VALIDATE_APP_OUT_EXPIRY_TIME_LEN 4
13823 /* application expiry units */
13824 #define MC_CMD_LICENSED_V3_VALIDATE_APP_OUT_EXPIRY_UNITS_OFST 100
13825 #define MC_CMD_LICENSED_V3_VALIDATE_APP_OUT_EXPIRY_UNITS_LEN 4
13826 /* enum: expiry units are accounting units */
13827 #define MC_CMD_LICENSED_V3_VALIDATE_APP_OUT_EXPIRY_UNIT_ACC 0x0
13828 /* enum: expiry units are calendar days */
13829 #define MC_CMD_LICENSED_V3_VALIDATE_APP_OUT_EXPIRY_UNIT_DAYS 0x1
13830 /* base MAC address of the NIC stored in NVRAM (note that this is a constant
13831  * value for a given NIC regardless which function is calling, effectively this
13832  * is PF0 base MAC address)
13833  */
13834 #define MC_CMD_LICENSED_V3_VALIDATE_APP_OUT_BASE_MACADDR_OFST 104
13835 #define MC_CMD_LICENSED_V3_VALIDATE_APP_OUT_BASE_MACADDR_LEN 6
13836 /* MAC address of v-adaptor associated with the client. If no such v-adapator
13837  * exists, then the field is filled with 0xFF.
13838  */
13839 #define MC_CMD_LICENSED_V3_VALIDATE_APP_OUT_VADAPTOR_MACADDR_OFST 110
13840 #define MC_CMD_LICENSED_V3_VALIDATE_APP_OUT_VADAPTOR_MACADDR_LEN 6
13841
13842
13843 /***********************************/
13844 /* MC_CMD_LICENSED_V3_MASK_FEATURES
13845  * Mask features - V3 licensing (Medford)
13846  */
13847 #define MC_CMD_LICENSED_V3_MASK_FEATURES 0xd5
13848 #undef  MC_CMD_0xd5_PRIVILEGE_CTG
13849
13850 #define MC_CMD_0xd5_PRIVILEGE_CTG SRIOV_CTG_ADMIN
13851
13852 /* MC_CMD_LICENSED_V3_MASK_FEATURES_IN msgrequest */
13853 #define MC_CMD_LICENSED_V3_MASK_FEATURES_IN_LEN 12
13854 /* mask to be applied to features to be changed */
13855 #define MC_CMD_LICENSED_V3_MASK_FEATURES_IN_MASK_OFST 0
13856 #define MC_CMD_LICENSED_V3_MASK_FEATURES_IN_MASK_LEN 8
13857 #define MC_CMD_LICENSED_V3_MASK_FEATURES_IN_MASK_LO_OFST 0
13858 #define MC_CMD_LICENSED_V3_MASK_FEATURES_IN_MASK_HI_OFST 4
13859 /* whether to turn on or turn off the masked features */
13860 #define MC_CMD_LICENSED_V3_MASK_FEATURES_IN_FLAG_OFST 8
13861 #define MC_CMD_LICENSED_V3_MASK_FEATURES_IN_FLAG_LEN 4
13862 /* enum: turn the features off */
13863 #define MC_CMD_LICENSED_V3_MASK_FEATURES_IN_OFF 0x0
13864 /* enum: turn the features back on */
13865 #define MC_CMD_LICENSED_V3_MASK_FEATURES_IN_ON 0x1
13866
13867 /* MC_CMD_LICENSED_V3_MASK_FEATURES_OUT msgresponse */
13868 #define MC_CMD_LICENSED_V3_MASK_FEATURES_OUT_LEN 0
13869
13870
13871 /***********************************/
13872 /* MC_CMD_LICENSING_V3_TEMPORARY
13873  * Perform operations to support installation of a single temporary license in
13874  * the adapter, in addition to those found in the licensing partition. See
13875  * SF-116124-SW for an overview of how this could be used. The license is
13876  * stored in MC persistent data and so will survive a MC reboot, but will be
13877  * erased when the adapter is power cycled
13878  */
13879 #define MC_CMD_LICENSING_V3_TEMPORARY 0xd6
13880 #undef  MC_CMD_0xd6_PRIVILEGE_CTG
13881
13882 #define MC_CMD_0xd6_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
13883
13884 /* MC_CMD_LICENSING_V3_TEMPORARY_IN msgrequest */
13885 #define MC_CMD_LICENSING_V3_TEMPORARY_IN_LEN 4
13886 /* operation code */
13887 #define MC_CMD_LICENSING_V3_TEMPORARY_IN_OP_OFST 0
13888 #define MC_CMD_LICENSING_V3_TEMPORARY_IN_OP_LEN 4
13889 /* enum: install a new license, overwriting any existing temporary license.
13890  * This is an asynchronous operation owing to the time taken to validate an
13891  * ECDSA license
13892  */
13893 #define MC_CMD_LICENSING_V3_TEMPORARY_SET 0x0
13894 /* enum: clear the license immediately rather than waiting for the next power
13895  * cycle
13896  */
13897 #define MC_CMD_LICENSING_V3_TEMPORARY_CLEAR 0x1
13898 /* enum: get the status of the asynchronous MC_CMD_LICENSING_V3_TEMPORARY_SET
13899  * operation
13900  */
13901 #define MC_CMD_LICENSING_V3_TEMPORARY_STATUS 0x2
13902
13903 /* MC_CMD_LICENSING_V3_TEMPORARY_IN_SET msgrequest */
13904 #define MC_CMD_LICENSING_V3_TEMPORARY_IN_SET_LEN 164
13905 #define MC_CMD_LICENSING_V3_TEMPORARY_IN_SET_OP_OFST 0
13906 #define MC_CMD_LICENSING_V3_TEMPORARY_IN_SET_OP_LEN 4
13907 /* ECDSA license and signature */
13908 #define MC_CMD_LICENSING_V3_TEMPORARY_IN_SET_LICENSE_OFST 4
13909 #define MC_CMD_LICENSING_V3_TEMPORARY_IN_SET_LICENSE_LEN 160
13910
13911 /* MC_CMD_LICENSING_V3_TEMPORARY_IN_CLEAR msgrequest */
13912 #define MC_CMD_LICENSING_V3_TEMPORARY_IN_CLEAR_LEN 4
13913 #define MC_CMD_LICENSING_V3_TEMPORARY_IN_CLEAR_OP_OFST 0
13914 #define MC_CMD_LICENSING_V3_TEMPORARY_IN_CLEAR_OP_LEN 4
13915
13916 /* MC_CMD_LICENSING_V3_TEMPORARY_IN_STATUS msgrequest */
13917 #define MC_CMD_LICENSING_V3_TEMPORARY_IN_STATUS_LEN 4
13918 #define MC_CMD_LICENSING_V3_TEMPORARY_IN_STATUS_OP_OFST 0
13919 #define MC_CMD_LICENSING_V3_TEMPORARY_IN_STATUS_OP_LEN 4
13920
13921 /* MC_CMD_LICENSING_V3_TEMPORARY_OUT_STATUS msgresponse */
13922 #define MC_CMD_LICENSING_V3_TEMPORARY_OUT_STATUS_LEN 12
13923 /* status code */
13924 #define MC_CMD_LICENSING_V3_TEMPORARY_OUT_STATUS_STATUS_OFST 0
13925 #define MC_CMD_LICENSING_V3_TEMPORARY_OUT_STATUS_STATUS_LEN 4
13926 /* enum: finished validating and installing license */
13927 #define MC_CMD_LICENSING_V3_TEMPORARY_STATUS_OK 0x0
13928 /* enum: license validation and installation in progress */
13929 #define MC_CMD_LICENSING_V3_TEMPORARY_STATUS_IN_PROGRESS 0x1
13930 /* enum: licensing error. More specific error messages are not provided to
13931  * avoid exposing details of the licensing system to the client
13932  */
13933 #define MC_CMD_LICENSING_V3_TEMPORARY_STATUS_ERROR 0x2
13934 /* bitmask of licensed features */
13935 #define MC_CMD_LICENSING_V3_TEMPORARY_OUT_STATUS_LICENSED_FEATURES_OFST 4
13936 #define MC_CMD_LICENSING_V3_TEMPORARY_OUT_STATUS_LICENSED_FEATURES_LEN 8
13937 #define MC_CMD_LICENSING_V3_TEMPORARY_OUT_STATUS_LICENSED_FEATURES_LO_OFST 4
13938 #define MC_CMD_LICENSING_V3_TEMPORARY_OUT_STATUS_LICENSED_FEATURES_HI_OFST 8
13939
13940
13941 /***********************************/
13942 /* MC_CMD_SET_PORT_SNIFF_CONFIG
13943  * Configure RX port sniffing for the physical port associated with the calling
13944  * function. Only a privileged function may change the port sniffing
13945  * configuration. A copy of all traffic delivered to the host (non-promiscuous
13946  * mode) or all traffic arriving at the port (promiscuous mode) may be
13947  * delivered to a specific queue, or a set of queues with RSS.
13948  */
13949 #define MC_CMD_SET_PORT_SNIFF_CONFIG 0xf7
13950 #undef  MC_CMD_0xf7_PRIVILEGE_CTG
13951
13952 #define MC_CMD_0xf7_PRIVILEGE_CTG SRIOV_CTG_ADMIN
13953
13954 /* MC_CMD_SET_PORT_SNIFF_CONFIG_IN msgrequest */
13955 #define MC_CMD_SET_PORT_SNIFF_CONFIG_IN_LEN 16
13956 /* configuration flags */
13957 #define MC_CMD_SET_PORT_SNIFF_CONFIG_IN_FLAGS_OFST 0
13958 #define MC_CMD_SET_PORT_SNIFF_CONFIG_IN_FLAGS_LEN 4
13959 #define MC_CMD_SET_PORT_SNIFF_CONFIG_IN_ENABLE_LBN 0
13960 #define MC_CMD_SET_PORT_SNIFF_CONFIG_IN_ENABLE_WIDTH 1
13961 #define MC_CMD_SET_PORT_SNIFF_CONFIG_IN_PROMISCUOUS_LBN 1
13962 #define MC_CMD_SET_PORT_SNIFF_CONFIG_IN_PROMISCUOUS_WIDTH 1
13963 /* receive queue handle (for RSS mode, this is the base queue) */
13964 #define MC_CMD_SET_PORT_SNIFF_CONFIG_IN_RX_QUEUE_OFST 4
13965 #define MC_CMD_SET_PORT_SNIFF_CONFIG_IN_RX_QUEUE_LEN 4
13966 /* receive mode */
13967 #define MC_CMD_SET_PORT_SNIFF_CONFIG_IN_RX_MODE_OFST 8
13968 #define MC_CMD_SET_PORT_SNIFF_CONFIG_IN_RX_MODE_LEN 4
13969 /* enum: receive to just the specified queue */
13970 #define MC_CMD_SET_PORT_SNIFF_CONFIG_IN_RX_MODE_SIMPLE 0x0
13971 /* enum: receive to multiple queues using RSS context */
13972 #define MC_CMD_SET_PORT_SNIFF_CONFIG_IN_RX_MODE_RSS 0x1
13973 /* RSS context (for RX_MODE_RSS) as returned by MC_CMD_RSS_CONTEXT_ALLOC. Note
13974  * that these handles should be considered opaque to the host, although a value
13975  * of 0xFFFFFFFF is guaranteed never to be a valid handle.
13976  */
13977 #define MC_CMD_SET_PORT_SNIFF_CONFIG_IN_RX_CONTEXT_OFST 12
13978 #define MC_CMD_SET_PORT_SNIFF_CONFIG_IN_RX_CONTEXT_LEN 4
13979
13980 /* MC_CMD_SET_PORT_SNIFF_CONFIG_OUT msgresponse */
13981 #define MC_CMD_SET_PORT_SNIFF_CONFIG_OUT_LEN 0
13982
13983
13984 /***********************************/
13985 /* MC_CMD_GET_PORT_SNIFF_CONFIG
13986  * Obtain the current RX port sniffing configuration for the physical port
13987  * associated with the calling function. Only a privileged function may read
13988  * the configuration.
13989  */
13990 #define MC_CMD_GET_PORT_SNIFF_CONFIG 0xf8
13991 #undef  MC_CMD_0xf8_PRIVILEGE_CTG
13992
13993 #define MC_CMD_0xf8_PRIVILEGE_CTG SRIOV_CTG_GENERAL
13994
13995 /* MC_CMD_GET_PORT_SNIFF_CONFIG_IN msgrequest */
13996 #define MC_CMD_GET_PORT_SNIFF_CONFIG_IN_LEN 0
13997
13998 /* MC_CMD_GET_PORT_SNIFF_CONFIG_OUT msgresponse */
13999 #define MC_CMD_GET_PORT_SNIFF_CONFIG_OUT_LEN 16
14000 /* configuration flags */
14001 #define MC_CMD_GET_PORT_SNIFF_CONFIG_OUT_FLAGS_OFST 0
14002 #define MC_CMD_GET_PORT_SNIFF_CONFIG_OUT_FLAGS_LEN 4
14003 #define MC_CMD_GET_PORT_SNIFF_CONFIG_OUT_ENABLE_LBN 0
14004 #define MC_CMD_GET_PORT_SNIFF_CONFIG_OUT_ENABLE_WIDTH 1
14005 #define MC_CMD_GET_PORT_SNIFF_CONFIG_OUT_PROMISCUOUS_LBN 1
14006 #define MC_CMD_GET_PORT_SNIFF_CONFIG_OUT_PROMISCUOUS_WIDTH 1
14007 /* receiving queue handle (for RSS mode, this is the base queue) */
14008 #define MC_CMD_GET_PORT_SNIFF_CONFIG_OUT_RX_QUEUE_OFST 4
14009 #define MC_CMD_GET_PORT_SNIFF_CONFIG_OUT_RX_QUEUE_LEN 4
14010 /* receive mode */
14011 #define MC_CMD_GET_PORT_SNIFF_CONFIG_OUT_RX_MODE_OFST 8
14012 #define MC_CMD_GET_PORT_SNIFF_CONFIG_OUT_RX_MODE_LEN 4
14013 /* enum: receiving to just the specified queue */
14014 #define MC_CMD_GET_PORT_SNIFF_CONFIG_OUT_RX_MODE_SIMPLE 0x0
14015 /* enum: receiving to multiple queues using RSS context */
14016 #define MC_CMD_GET_PORT_SNIFF_CONFIG_OUT_RX_MODE_RSS 0x1
14017 /* RSS context (for RX_MODE_RSS) */
14018 #define MC_CMD_GET_PORT_SNIFF_CONFIG_OUT_RX_CONTEXT_OFST 12
14019 #define MC_CMD_GET_PORT_SNIFF_CONFIG_OUT_RX_CONTEXT_LEN 4
14020
14021
14022 /***********************************/
14023 /* MC_CMD_SET_PARSER_DISP_CONFIG
14024  * Change configuration related to the parser-dispatcher subsystem.
14025  */
14026 #define MC_CMD_SET_PARSER_DISP_CONFIG 0xf9
14027 #undef  MC_CMD_0xf9_PRIVILEGE_CTG
14028
14029 #define MC_CMD_0xf9_PRIVILEGE_CTG SRIOV_CTG_GENERAL
14030
14031 /* MC_CMD_SET_PARSER_DISP_CONFIG_IN msgrequest */
14032 #define MC_CMD_SET_PARSER_DISP_CONFIG_IN_LENMIN 12
14033 #define MC_CMD_SET_PARSER_DISP_CONFIG_IN_LENMAX 252
14034 #define MC_CMD_SET_PARSER_DISP_CONFIG_IN_LEN(num) (8+4*(num))
14035 /* the type of configuration setting to change */
14036 #define MC_CMD_SET_PARSER_DISP_CONFIG_IN_TYPE_OFST 0
14037 #define MC_CMD_SET_PARSER_DISP_CONFIG_IN_TYPE_LEN 4
14038 /* enum: Per-TXQ enable for multicast UDP destination lookup for possible
14039  * internal loopback. (ENTITY is a queue handle, VALUE is a single boolean.)
14040  */
14041 #define MC_CMD_SET_PARSER_DISP_CONFIG_IN_TXQ_MCAST_UDP_DST_LOOKUP_EN 0x0
14042 /* enum: Per-v-adaptor enable for suppression of self-transmissions on the
14043  * internal loopback path. (ENTITY is an EVB_PORT_ID, VALUE is a single
14044  * boolean.)
14045  */
14046 #define MC_CMD_SET_PARSER_DISP_CONFIG_IN_VADAPTOR_SUPPRESS_SELF_TX 0x1
14047 /* handle for the entity to update: queue handle, EVB port ID, etc. depending
14048  * on the type of configuration setting being changed
14049  */
14050 #define MC_CMD_SET_PARSER_DISP_CONFIG_IN_ENTITY_OFST 4
14051 #define MC_CMD_SET_PARSER_DISP_CONFIG_IN_ENTITY_LEN 4
14052 /* new value: the details depend on the type of configuration setting being
14053  * changed
14054  */
14055 #define MC_CMD_SET_PARSER_DISP_CONFIG_IN_VALUE_OFST 8
14056 #define MC_CMD_SET_PARSER_DISP_CONFIG_IN_VALUE_LEN 4
14057 #define MC_CMD_SET_PARSER_DISP_CONFIG_IN_VALUE_MINNUM 1
14058 #define MC_CMD_SET_PARSER_DISP_CONFIG_IN_VALUE_MAXNUM 61
14059
14060 /* MC_CMD_SET_PARSER_DISP_CONFIG_OUT msgresponse */
14061 #define MC_CMD_SET_PARSER_DISP_CONFIG_OUT_LEN 0
14062
14063
14064 /***********************************/
14065 /* MC_CMD_GET_PARSER_DISP_CONFIG
14066  * Read configuration related to the parser-dispatcher subsystem.
14067  */
14068 #define MC_CMD_GET_PARSER_DISP_CONFIG 0xfa
14069 #undef  MC_CMD_0xfa_PRIVILEGE_CTG
14070
14071 #define MC_CMD_0xfa_PRIVILEGE_CTG SRIOV_CTG_GENERAL
14072
14073 /* MC_CMD_GET_PARSER_DISP_CONFIG_IN msgrequest */
14074 #define MC_CMD_GET_PARSER_DISP_CONFIG_IN_LEN 8
14075 /* the type of configuration setting to read */
14076 #define MC_CMD_GET_PARSER_DISP_CONFIG_IN_TYPE_OFST 0
14077 #define MC_CMD_GET_PARSER_DISP_CONFIG_IN_TYPE_LEN 4
14078 /*            Enum values, see field(s): */
14079 /*               MC_CMD_SET_PARSER_DISP_CONFIG/MC_CMD_SET_PARSER_DISP_CONFIG_IN/TYPE */
14080 /* handle for the entity to query: queue handle, EVB port ID, etc. depending on
14081  * the type of configuration setting being read
14082  */
14083 #define MC_CMD_GET_PARSER_DISP_CONFIG_IN_ENTITY_OFST 4
14084 #define MC_CMD_GET_PARSER_DISP_CONFIG_IN_ENTITY_LEN 4
14085
14086 /* MC_CMD_GET_PARSER_DISP_CONFIG_OUT msgresponse */
14087 #define MC_CMD_GET_PARSER_DISP_CONFIG_OUT_LENMIN 4
14088 #define MC_CMD_GET_PARSER_DISP_CONFIG_OUT_LENMAX 252
14089 #define MC_CMD_GET_PARSER_DISP_CONFIG_OUT_LEN(num) (0+4*(num))
14090 /* current value: the details depend on the type of configuration setting being
14091  * read
14092  */
14093 #define MC_CMD_GET_PARSER_DISP_CONFIG_OUT_VALUE_OFST 0
14094 #define MC_CMD_GET_PARSER_DISP_CONFIG_OUT_VALUE_LEN 4
14095 #define MC_CMD_GET_PARSER_DISP_CONFIG_OUT_VALUE_MINNUM 1
14096 #define MC_CMD_GET_PARSER_DISP_CONFIG_OUT_VALUE_MAXNUM 63
14097
14098
14099 /***********************************/
14100 /* MC_CMD_SET_TX_PORT_SNIFF_CONFIG
14101  * Configure TX port sniffing for the physical port associated with the calling
14102  * function. Only a privileged function may change the port sniffing
14103  * configuration. A copy of all traffic transmitted through the port may be
14104  * delivered to a specific queue, or a set of queues with RSS. Note that these
14105  * packets are delivered with transmit timestamps in the packet prefix, not
14106  * receive timestamps, so it is likely that the queue(s) will need to be
14107  * dedicated as TX sniff receivers.
14108  */
14109 #define MC_CMD_SET_TX_PORT_SNIFF_CONFIG 0xfb
14110 #undef  MC_CMD_0xfb_PRIVILEGE_CTG
14111
14112 #define MC_CMD_0xfb_PRIVILEGE_CTG SRIOV_CTG_ADMIN
14113
14114 /* MC_CMD_SET_TX_PORT_SNIFF_CONFIG_IN msgrequest */
14115 #define MC_CMD_SET_TX_PORT_SNIFF_CONFIG_IN_LEN 16
14116 /* configuration flags */
14117 #define MC_CMD_SET_TX_PORT_SNIFF_CONFIG_IN_FLAGS_OFST 0
14118 #define MC_CMD_SET_TX_PORT_SNIFF_CONFIG_IN_FLAGS_LEN 4
14119 #define MC_CMD_SET_TX_PORT_SNIFF_CONFIG_IN_ENABLE_LBN 0
14120 #define MC_CMD_SET_TX_PORT_SNIFF_CONFIG_IN_ENABLE_WIDTH 1
14121 /* receive queue handle (for RSS mode, this is the base queue) */
14122 #define MC_CMD_SET_TX_PORT_SNIFF_CONFIG_IN_RX_QUEUE_OFST 4
14123 #define MC_CMD_SET_TX_PORT_SNIFF_CONFIG_IN_RX_QUEUE_LEN 4
14124 /* receive mode */
14125 #define MC_CMD_SET_TX_PORT_SNIFF_CONFIG_IN_RX_MODE_OFST 8
14126 #define MC_CMD_SET_TX_PORT_SNIFF_CONFIG_IN_RX_MODE_LEN 4
14127 /* enum: receive to just the specified queue */
14128 #define MC_CMD_SET_TX_PORT_SNIFF_CONFIG_IN_RX_MODE_SIMPLE 0x0
14129 /* enum: receive to multiple queues using RSS context */
14130 #define MC_CMD_SET_TX_PORT_SNIFF_CONFIG_IN_RX_MODE_RSS 0x1
14131 /* RSS context (for RX_MODE_RSS) as returned by MC_CMD_RSS_CONTEXT_ALLOC. Note
14132  * that these handles should be considered opaque to the host, although a value
14133  * of 0xFFFFFFFF is guaranteed never to be a valid handle.
14134  */
14135 #define MC_CMD_SET_TX_PORT_SNIFF_CONFIG_IN_RX_CONTEXT_OFST 12
14136 #define MC_CMD_SET_TX_PORT_SNIFF_CONFIG_IN_RX_CONTEXT_LEN 4
14137
14138 /* MC_CMD_SET_TX_PORT_SNIFF_CONFIG_OUT msgresponse */
14139 #define MC_CMD_SET_TX_PORT_SNIFF_CONFIG_OUT_LEN 0
14140
14141
14142 /***********************************/
14143 /* MC_CMD_GET_TX_PORT_SNIFF_CONFIG
14144  * Obtain the current TX port sniffing configuration for the physical port
14145  * associated with the calling function. Only a privileged function may read
14146  * the configuration.
14147  */
14148 #define MC_CMD_GET_TX_PORT_SNIFF_CONFIG 0xfc
14149 #undef  MC_CMD_0xfc_PRIVILEGE_CTG
14150
14151 #define MC_CMD_0xfc_PRIVILEGE_CTG SRIOV_CTG_GENERAL
14152
14153 /* MC_CMD_GET_TX_PORT_SNIFF_CONFIG_IN msgrequest */
14154 #define MC_CMD_GET_TX_PORT_SNIFF_CONFIG_IN_LEN 0
14155
14156 /* MC_CMD_GET_TX_PORT_SNIFF_CONFIG_OUT msgresponse */
14157 #define MC_CMD_GET_TX_PORT_SNIFF_CONFIG_OUT_LEN 16
14158 /* configuration flags */
14159 #define MC_CMD_GET_TX_PORT_SNIFF_CONFIG_OUT_FLAGS_OFST 0
14160 #define MC_CMD_GET_TX_PORT_SNIFF_CONFIG_OUT_FLAGS_LEN 4
14161 #define MC_CMD_GET_TX_PORT_SNIFF_CONFIG_OUT_ENABLE_LBN 0
14162 #define MC_CMD_GET_TX_PORT_SNIFF_CONFIG_OUT_ENABLE_WIDTH 1
14163 /* receiving queue handle (for RSS mode, this is the base queue) */
14164 #define MC_CMD_GET_TX_PORT_SNIFF_CONFIG_OUT_RX_QUEUE_OFST 4
14165 #define MC_CMD_GET_TX_PORT_SNIFF_CONFIG_OUT_RX_QUEUE_LEN 4
14166 /* receive mode */
14167 #define MC_CMD_GET_TX_PORT_SNIFF_CONFIG_OUT_RX_MODE_OFST 8
14168 #define MC_CMD_GET_TX_PORT_SNIFF_CONFIG_OUT_RX_MODE_LEN 4
14169 /* enum: receiving to just the specified queue */
14170 #define MC_CMD_GET_TX_PORT_SNIFF_CONFIG_OUT_RX_MODE_SIMPLE 0x0
14171 /* enum: receiving to multiple queues using RSS context */
14172 #define MC_CMD_GET_TX_PORT_SNIFF_CONFIG_OUT_RX_MODE_RSS 0x1
14173 /* RSS context (for RX_MODE_RSS) */
14174 #define MC_CMD_GET_TX_PORT_SNIFF_CONFIG_OUT_RX_CONTEXT_OFST 12
14175 #define MC_CMD_GET_TX_PORT_SNIFF_CONFIG_OUT_RX_CONTEXT_LEN 4
14176
14177
14178 /***********************************/
14179 /* MC_CMD_RMON_STATS_RX_ERRORS
14180  * Per queue rx error stats.
14181  */
14182 #define MC_CMD_RMON_STATS_RX_ERRORS 0xfe
14183 #undef  MC_CMD_0xfe_PRIVILEGE_CTG
14184
14185 #define MC_CMD_0xfe_PRIVILEGE_CTG SRIOV_CTG_GENERAL
14186
14187 /* MC_CMD_RMON_STATS_RX_ERRORS_IN msgrequest */
14188 #define MC_CMD_RMON_STATS_RX_ERRORS_IN_LEN 8
14189 /* The rx queue to get stats for. */
14190 #define MC_CMD_RMON_STATS_RX_ERRORS_IN_RX_QUEUE_OFST 0
14191 #define MC_CMD_RMON_STATS_RX_ERRORS_IN_RX_QUEUE_LEN 4
14192 #define MC_CMD_RMON_STATS_RX_ERRORS_IN_FLAGS_OFST 4
14193 #define MC_CMD_RMON_STATS_RX_ERRORS_IN_FLAGS_LEN 4
14194 #define MC_CMD_RMON_STATS_RX_ERRORS_IN_RST_LBN 0
14195 #define MC_CMD_RMON_STATS_RX_ERRORS_IN_RST_WIDTH 1
14196
14197 /* MC_CMD_RMON_STATS_RX_ERRORS_OUT msgresponse */
14198 #define MC_CMD_RMON_STATS_RX_ERRORS_OUT_LEN 16
14199 #define MC_CMD_RMON_STATS_RX_ERRORS_OUT_CRC_ERRORS_OFST 0
14200 #define MC_CMD_RMON_STATS_RX_ERRORS_OUT_CRC_ERRORS_LEN 4
14201 #define MC_CMD_RMON_STATS_RX_ERRORS_OUT_TRUNC_ERRORS_OFST 4
14202 #define MC_CMD_RMON_STATS_RX_ERRORS_OUT_TRUNC_ERRORS_LEN 4
14203 #define MC_CMD_RMON_STATS_RX_ERRORS_OUT_RX_NO_DESC_DROPS_OFST 8
14204 #define MC_CMD_RMON_STATS_RX_ERRORS_OUT_RX_NO_DESC_DROPS_LEN 4
14205 #define MC_CMD_RMON_STATS_RX_ERRORS_OUT_RX_ABORT_OFST 12
14206 #define MC_CMD_RMON_STATS_RX_ERRORS_OUT_RX_ABORT_LEN 4
14207
14208
14209 /***********************************/
14210 /* MC_CMD_GET_PCIE_RESOURCE_INFO
14211  * Find out about available PCIE resources
14212  */
14213 #define MC_CMD_GET_PCIE_RESOURCE_INFO 0xfd
14214 #undef  MC_CMD_0xfd_PRIVILEGE_CTG
14215
14216 #define MC_CMD_0xfd_PRIVILEGE_CTG SRIOV_CTG_GENERAL
14217
14218 /* MC_CMD_GET_PCIE_RESOURCE_INFO_IN msgrequest */
14219 #define MC_CMD_GET_PCIE_RESOURCE_INFO_IN_LEN 0
14220
14221 /* MC_CMD_GET_PCIE_RESOURCE_INFO_OUT msgresponse */
14222 #define MC_CMD_GET_PCIE_RESOURCE_INFO_OUT_LEN 28
14223 /* The maximum number of PFs the device can expose */
14224 #define MC_CMD_GET_PCIE_RESOURCE_INFO_OUT_MAX_PFS_OFST 0
14225 #define MC_CMD_GET_PCIE_RESOURCE_INFO_OUT_MAX_PFS_LEN 4
14226 /* The maximum number of VFs the device can expose in total */
14227 #define MC_CMD_GET_PCIE_RESOURCE_INFO_OUT_MAX_VFS_OFST 4
14228 #define MC_CMD_GET_PCIE_RESOURCE_INFO_OUT_MAX_VFS_LEN 4
14229 /* The maximum number of MSI-X vectors the device can provide in total */
14230 #define MC_CMD_GET_PCIE_RESOURCE_INFO_OUT_MAX_VECTORS_OFST 8
14231 #define MC_CMD_GET_PCIE_RESOURCE_INFO_OUT_MAX_VECTORS_LEN 4
14232 /* the number of MSI-X vectors the device will allocate by default to each PF
14233  */
14234 #define MC_CMD_GET_PCIE_RESOURCE_INFO_OUT_DEFAULT_PF_VECTORS_OFST 12
14235 #define MC_CMD_GET_PCIE_RESOURCE_INFO_OUT_DEFAULT_PF_VECTORS_LEN 4
14236 /* the number of MSI-X vectors the device will allocate by default to each VF
14237  */
14238 #define MC_CMD_GET_PCIE_RESOURCE_INFO_OUT_DEFAULT_VF_VECTORS_OFST 16
14239 #define MC_CMD_GET_PCIE_RESOURCE_INFO_OUT_DEFAULT_VF_VECTORS_LEN 4
14240 /* the maximum number of MSI-X vectors the device can allocate to any one PF */
14241 #define MC_CMD_GET_PCIE_RESOURCE_INFO_OUT_MAX_PF_VECTORS_OFST 20
14242 #define MC_CMD_GET_PCIE_RESOURCE_INFO_OUT_MAX_PF_VECTORS_LEN 4
14243 /* the maximum number of MSI-X vectors the device can allocate to any one VF */
14244 #define MC_CMD_GET_PCIE_RESOURCE_INFO_OUT_MAX_VF_VECTORS_OFST 24
14245 #define MC_CMD_GET_PCIE_RESOURCE_INFO_OUT_MAX_VF_VECTORS_LEN 4
14246
14247
14248 /***********************************/
14249 /* MC_CMD_GET_PORT_MODES
14250  * Find out about available port modes
14251  */
14252 #define MC_CMD_GET_PORT_MODES 0xff
14253 #undef  MC_CMD_0xff_PRIVILEGE_CTG
14254
14255 #define MC_CMD_0xff_PRIVILEGE_CTG SRIOV_CTG_GENERAL
14256
14257 /* MC_CMD_GET_PORT_MODES_IN msgrequest */
14258 #define MC_CMD_GET_PORT_MODES_IN_LEN 0
14259
14260 /* MC_CMD_GET_PORT_MODES_OUT msgresponse */
14261 #define MC_CMD_GET_PORT_MODES_OUT_LEN 12
14262 /* Bitmask of port modes available on the board (indexed by TLV_PORT_MODE_*) */
14263 #define MC_CMD_GET_PORT_MODES_OUT_MODES_OFST 0
14264 #define MC_CMD_GET_PORT_MODES_OUT_MODES_LEN 4
14265 /* Default (canonical) board mode */
14266 #define MC_CMD_GET_PORT_MODES_OUT_DEFAULT_MODE_OFST 4
14267 #define MC_CMD_GET_PORT_MODES_OUT_DEFAULT_MODE_LEN 4
14268 /* Current board mode */
14269 #define MC_CMD_GET_PORT_MODES_OUT_CURRENT_MODE_OFST 8
14270 #define MC_CMD_GET_PORT_MODES_OUT_CURRENT_MODE_LEN 4
14271
14272
14273 /***********************************/
14274 /* MC_CMD_READ_ATB
14275  * Sample voltages on the ATB
14276  */
14277 #define MC_CMD_READ_ATB 0x100
14278 #undef  MC_CMD_0x100_PRIVILEGE_CTG
14279
14280 #define MC_CMD_0x100_PRIVILEGE_CTG SRIOV_CTG_INSECURE
14281
14282 /* MC_CMD_READ_ATB_IN msgrequest */
14283 #define MC_CMD_READ_ATB_IN_LEN 16
14284 #define MC_CMD_READ_ATB_IN_SIGNAL_BUS_OFST 0
14285 #define MC_CMD_READ_ATB_IN_SIGNAL_BUS_LEN 4
14286 #define MC_CMD_READ_ATB_IN_BUS_CCOM 0x0 /* enum */
14287 #define MC_CMD_READ_ATB_IN_BUS_CKR 0x1 /* enum */
14288 #define MC_CMD_READ_ATB_IN_BUS_CPCIE 0x8 /* enum */
14289 #define MC_CMD_READ_ATB_IN_SIGNAL_EN_BITNO_OFST 4
14290 #define MC_CMD_READ_ATB_IN_SIGNAL_EN_BITNO_LEN 4
14291 #define MC_CMD_READ_ATB_IN_SIGNAL_SEL_OFST 8
14292 #define MC_CMD_READ_ATB_IN_SIGNAL_SEL_LEN 4
14293 #define MC_CMD_READ_ATB_IN_SETTLING_TIME_US_OFST 12
14294 #define MC_CMD_READ_ATB_IN_SETTLING_TIME_US_LEN 4
14295
14296 /* MC_CMD_READ_ATB_OUT msgresponse */
14297 #define MC_CMD_READ_ATB_OUT_LEN 4
14298 #define MC_CMD_READ_ATB_OUT_SAMPLE_MV_OFST 0
14299 #define MC_CMD_READ_ATB_OUT_SAMPLE_MV_LEN 4
14300
14301
14302 /***********************************/
14303 /* MC_CMD_GET_WORKAROUNDS
14304  * Read the list of all implemented and all currently enabled workarounds. The
14305  * enums here must correspond with those in MC_CMD_WORKAROUND.
14306  */
14307 #define MC_CMD_GET_WORKAROUNDS 0x59
14308 #undef  MC_CMD_0x59_PRIVILEGE_CTG
14309
14310 #define MC_CMD_0x59_PRIVILEGE_CTG SRIOV_CTG_GENERAL
14311
14312 /* MC_CMD_GET_WORKAROUNDS_OUT msgresponse */
14313 #define MC_CMD_GET_WORKAROUNDS_OUT_LEN 8
14314 /* Each workaround is represented by a single bit according to the enums below.
14315  */
14316 #define MC_CMD_GET_WORKAROUNDS_OUT_IMPLEMENTED_OFST 0
14317 #define MC_CMD_GET_WORKAROUNDS_OUT_IMPLEMENTED_LEN 4
14318 #define MC_CMD_GET_WORKAROUNDS_OUT_ENABLED_OFST 4
14319 #define MC_CMD_GET_WORKAROUNDS_OUT_ENABLED_LEN 4
14320 /* enum: Bug 17230 work around. */
14321 #define MC_CMD_GET_WORKAROUNDS_OUT_BUG17230 0x2
14322 /* enum: Bug 35388 work around (unsafe EVQ writes). */
14323 #define MC_CMD_GET_WORKAROUNDS_OUT_BUG35388 0x4
14324 /* enum: Bug35017 workaround (A64 tables must be identity map) */
14325 #define MC_CMD_GET_WORKAROUNDS_OUT_BUG35017 0x8
14326 /* enum: Bug 41750 present (MC_CMD_TRIGGER_INTERRUPT won't work) */
14327 #define MC_CMD_GET_WORKAROUNDS_OUT_BUG41750 0x10
14328 /* enum: Bug 42008 present (Interrupts can overtake associated events). Caution
14329  * - before adding code that queries this workaround, remember that there's
14330  * released Monza firmware that doesn't understand MC_CMD_WORKAROUND_BUG42008,
14331  * and will hence (incorrectly) report that the bug doesn't exist.
14332  */
14333 #define MC_CMD_GET_WORKAROUNDS_OUT_BUG42008 0x20
14334 /* enum: Bug 26807 features present in firmware (multicast filter chaining) */
14335 #define MC_CMD_GET_WORKAROUNDS_OUT_BUG26807 0x40
14336 /* enum: Bug 61265 work around (broken EVQ TMR writes). */
14337 #define MC_CMD_GET_WORKAROUNDS_OUT_BUG61265 0x80
14338
14339
14340 /***********************************/
14341 /* MC_CMD_PRIVILEGE_MASK
14342  * Read/set privileges of an arbitrary PCIe function
14343  */
14344 #define MC_CMD_PRIVILEGE_MASK 0x5a
14345 #undef  MC_CMD_0x5a_PRIVILEGE_CTG
14346
14347 #define MC_CMD_0x5a_PRIVILEGE_CTG SRIOV_CTG_GENERAL
14348
14349 /* MC_CMD_PRIVILEGE_MASK_IN msgrequest */
14350 #define MC_CMD_PRIVILEGE_MASK_IN_LEN 8
14351 /* The target function to have its mask read or set e.g. PF 0 = 0xFFFF0000, VF
14352  * 1,3 = 0x00030001
14353  */
14354 #define MC_CMD_PRIVILEGE_MASK_IN_FUNCTION_OFST 0
14355 #define MC_CMD_PRIVILEGE_MASK_IN_FUNCTION_LEN 4
14356 #define MC_CMD_PRIVILEGE_MASK_IN_FUNCTION_PF_LBN 0
14357 #define MC_CMD_PRIVILEGE_MASK_IN_FUNCTION_PF_WIDTH 16
14358 #define MC_CMD_PRIVILEGE_MASK_IN_FUNCTION_VF_LBN 16
14359 #define MC_CMD_PRIVILEGE_MASK_IN_FUNCTION_VF_WIDTH 16
14360 #define MC_CMD_PRIVILEGE_MASK_IN_VF_NULL 0xffff /* enum */
14361 /* New privilege mask to be set. The mask will only be changed if the MSB is
14362  * set to 1.
14363  */
14364 #define MC_CMD_PRIVILEGE_MASK_IN_NEW_MASK_OFST 4
14365 #define MC_CMD_PRIVILEGE_MASK_IN_NEW_MASK_LEN 4
14366 #define MC_CMD_PRIVILEGE_MASK_IN_GRP_ADMIN 0x1 /* enum */
14367 #define MC_CMD_PRIVILEGE_MASK_IN_GRP_LINK 0x2 /* enum */
14368 #define MC_CMD_PRIVILEGE_MASK_IN_GRP_ONLOAD 0x4 /* enum */
14369 #define MC_CMD_PRIVILEGE_MASK_IN_GRP_PTP 0x8 /* enum */
14370 #define MC_CMD_PRIVILEGE_MASK_IN_GRP_INSECURE_FILTERS 0x10 /* enum */
14371 /* enum: Deprecated. Equivalent to MAC_SPOOFING_TX combined with CHANGE_MAC. */
14372 #define MC_CMD_PRIVILEGE_MASK_IN_GRP_MAC_SPOOFING 0x20
14373 #define MC_CMD_PRIVILEGE_MASK_IN_GRP_UNICAST 0x40 /* enum */
14374 #define MC_CMD_PRIVILEGE_MASK_IN_GRP_MULTICAST 0x80 /* enum */
14375 #define MC_CMD_PRIVILEGE_MASK_IN_GRP_BROADCAST 0x100 /* enum */
14376 #define MC_CMD_PRIVILEGE_MASK_IN_GRP_ALL_MULTICAST 0x200 /* enum */
14377 #define MC_CMD_PRIVILEGE_MASK_IN_GRP_PROMISCUOUS 0x400 /* enum */
14378 /* enum: Allows to set the TX packets' source MAC address to any arbitrary MAC
14379  * adress.
14380  */
14381 #define MC_CMD_PRIVILEGE_MASK_IN_GRP_MAC_SPOOFING_TX 0x800
14382 /* enum: Privilege that allows a Function to change the MAC address configured
14383  * in its associated vAdapter/vPort.
14384  */
14385 #define MC_CMD_PRIVILEGE_MASK_IN_GRP_CHANGE_MAC 0x1000
14386 /* enum: Privilege that allows a Function to install filters that specify VLANs
14387  * that are not in the permit list for the associated vPort. This privilege is
14388  * primarily to support ESX where vPorts are created that restrict traffic to
14389  * only a set of permitted VLANs. See the vPort flag FLAG_VLAN_RESTRICT.
14390  */
14391 #define MC_CMD_PRIVILEGE_MASK_IN_GRP_UNRESTRICTED_VLAN 0x2000
14392 /* enum: Privilege for insecure commands. Commands that belong to this group
14393  * are not permitted on secure adapters regardless of the privilege mask.
14394  */
14395 #define MC_CMD_PRIVILEGE_MASK_IN_GRP_INSECURE 0x4000
14396 /* enum: Trusted Server Adapter (TSA) / ServerLock. Privilege for
14397  * administrator-level operations that are not allowed from the local host once
14398  * an adapter has Bound to a remote ServerLock Controller (see doxbox
14399  * SF-117064-DG for background).
14400  */
14401 #define MC_CMD_PRIVILEGE_MASK_IN_GRP_ADMIN_TSA_UNBOUND 0x8000
14402 /* enum: Set this bit to indicate that a new privilege mask is to be set,
14403  * otherwise the command will only read the existing mask.
14404  */
14405 #define MC_CMD_PRIVILEGE_MASK_IN_DO_CHANGE 0x80000000
14406
14407 /* MC_CMD_PRIVILEGE_MASK_OUT msgresponse */
14408 #define MC_CMD_PRIVILEGE_MASK_OUT_LEN 4
14409 /* For an admin function, always all the privileges are reported. */
14410 #define MC_CMD_PRIVILEGE_MASK_OUT_OLD_MASK_OFST 0
14411 #define MC_CMD_PRIVILEGE_MASK_OUT_OLD_MASK_LEN 4
14412
14413
14414 /***********************************/
14415 /* MC_CMD_LINK_STATE_MODE
14416  * Read/set link state mode of a VF
14417  */
14418 #define MC_CMD_LINK_STATE_MODE 0x5c
14419 #undef  MC_CMD_0x5c_PRIVILEGE_CTG
14420
14421 #define MC_CMD_0x5c_PRIVILEGE_CTG SRIOV_CTG_GENERAL
14422
14423 /* MC_CMD_LINK_STATE_MODE_IN msgrequest */
14424 #define MC_CMD_LINK_STATE_MODE_IN_LEN 8
14425 /* The target function to have its link state mode read or set, must be a VF
14426  * e.g. VF 1,3 = 0x00030001
14427  */
14428 #define MC_CMD_LINK_STATE_MODE_IN_FUNCTION_OFST 0
14429 #define MC_CMD_LINK_STATE_MODE_IN_FUNCTION_LEN 4
14430 #define MC_CMD_LINK_STATE_MODE_IN_FUNCTION_PF_LBN 0
14431 #define MC_CMD_LINK_STATE_MODE_IN_FUNCTION_PF_WIDTH 16
14432 #define MC_CMD_LINK_STATE_MODE_IN_FUNCTION_VF_LBN 16
14433 #define MC_CMD_LINK_STATE_MODE_IN_FUNCTION_VF_WIDTH 16
14434 /* New link state mode to be set */
14435 #define MC_CMD_LINK_STATE_MODE_IN_NEW_MODE_OFST 4
14436 #define MC_CMD_LINK_STATE_MODE_IN_NEW_MODE_LEN 4
14437 #define MC_CMD_LINK_STATE_MODE_IN_LINK_STATE_AUTO 0x0 /* enum */
14438 #define MC_CMD_LINK_STATE_MODE_IN_LINK_STATE_UP 0x1 /* enum */
14439 #define MC_CMD_LINK_STATE_MODE_IN_LINK_STATE_DOWN 0x2 /* enum */
14440 /* enum: Use this value to just read the existing setting without modifying it.
14441  */
14442 #define MC_CMD_LINK_STATE_MODE_IN_DO_NOT_CHANGE 0xffffffff
14443
14444 /* MC_CMD_LINK_STATE_MODE_OUT msgresponse */
14445 #define MC_CMD_LINK_STATE_MODE_OUT_LEN 4
14446 #define MC_CMD_LINK_STATE_MODE_OUT_OLD_MODE_OFST 0
14447 #define MC_CMD_LINK_STATE_MODE_OUT_OLD_MODE_LEN 4
14448
14449
14450 /***********************************/
14451 /* MC_CMD_GET_SNAPSHOT_LENGTH
14452  * Obtain the current range of allowable values for the SNAPSHOT_LENGTH
14453  * parameter to MC_CMD_INIT_RXQ.
14454  */
14455 #define MC_CMD_GET_SNAPSHOT_LENGTH 0x101
14456 #undef  MC_CMD_0x101_PRIVILEGE_CTG
14457
14458 #define MC_CMD_0x101_PRIVILEGE_CTG SRIOV_CTG_GENERAL
14459
14460 /* MC_CMD_GET_SNAPSHOT_LENGTH_IN msgrequest */
14461 #define MC_CMD_GET_SNAPSHOT_LENGTH_IN_LEN 0
14462
14463 /* MC_CMD_GET_SNAPSHOT_LENGTH_OUT msgresponse */
14464 #define MC_CMD_GET_SNAPSHOT_LENGTH_OUT_LEN 8
14465 /* Minimum acceptable snapshot length. */
14466 #define MC_CMD_GET_SNAPSHOT_LENGTH_OUT_RX_SNAPLEN_MIN_OFST 0
14467 #define MC_CMD_GET_SNAPSHOT_LENGTH_OUT_RX_SNAPLEN_MIN_LEN 4
14468 /* Maximum acceptable snapshot length. */
14469 #define MC_CMD_GET_SNAPSHOT_LENGTH_OUT_RX_SNAPLEN_MAX_OFST 4
14470 #define MC_CMD_GET_SNAPSHOT_LENGTH_OUT_RX_SNAPLEN_MAX_LEN 4
14471
14472
14473 /***********************************/
14474 /* MC_CMD_FUSE_DIAGS
14475  * Additional fuse diagnostics
14476  */
14477 #define MC_CMD_FUSE_DIAGS 0x102
14478 #undef  MC_CMD_0x102_PRIVILEGE_CTG
14479
14480 #define MC_CMD_0x102_PRIVILEGE_CTG SRIOV_CTG_INSECURE
14481
14482 /* MC_CMD_FUSE_DIAGS_IN msgrequest */
14483 #define MC_CMD_FUSE_DIAGS_IN_LEN 0
14484
14485 /* MC_CMD_FUSE_DIAGS_OUT msgresponse */
14486 #define MC_CMD_FUSE_DIAGS_OUT_LEN 48
14487 /* Total number of mismatched bits between pairs in area 0 */
14488 #define MC_CMD_FUSE_DIAGS_OUT_AREA0_MISMATCH_BITS_OFST 0
14489 #define MC_CMD_FUSE_DIAGS_OUT_AREA0_MISMATCH_BITS_LEN 4
14490 /* Total number of unexpectedly clear (set in B but not A) bits in area 0 */
14491 #define MC_CMD_FUSE_DIAGS_OUT_AREA0_PAIR_A_BAD_BITS_OFST 4
14492 #define MC_CMD_FUSE_DIAGS_OUT_AREA0_PAIR_A_BAD_BITS_LEN 4
14493 /* Total number of unexpectedly clear (set in A but not B) bits in area 0 */
14494 #define MC_CMD_FUSE_DIAGS_OUT_AREA0_PAIR_B_BAD_BITS_OFST 8
14495 #define MC_CMD_FUSE_DIAGS_OUT_AREA0_PAIR_B_BAD_BITS_LEN 4
14496 /* Checksum of data after logical OR of pairs in area 0 */
14497 #define MC_CMD_FUSE_DIAGS_OUT_AREA0_CHECKSUM_OFST 12
14498 #define MC_CMD_FUSE_DIAGS_OUT_AREA0_CHECKSUM_LEN 4
14499 /* Total number of mismatched bits between pairs in area 1 */
14500 #define MC_CMD_FUSE_DIAGS_OUT_AREA1_MISMATCH_BITS_OFST 16
14501 #define MC_CMD_FUSE_DIAGS_OUT_AREA1_MISMATCH_BITS_LEN 4
14502 /* Total number of unexpectedly clear (set in B but not A) bits in area 1 */
14503 #define MC_CMD_FUSE_DIAGS_OUT_AREA1_PAIR_A_BAD_BITS_OFST 20
14504 #define MC_CMD_FUSE_DIAGS_OUT_AREA1_PAIR_A_BAD_BITS_LEN 4
14505 /* Total number of unexpectedly clear (set in A but not B) bits in area 1 */
14506 #define MC_CMD_FUSE_DIAGS_OUT_AREA1_PAIR_B_BAD_BITS_OFST 24
14507 #define MC_CMD_FUSE_DIAGS_OUT_AREA1_PAIR_B_BAD_BITS_LEN 4
14508 /* Checksum of data after logical OR of pairs in area 1 */
14509 #define MC_CMD_FUSE_DIAGS_OUT_AREA1_CHECKSUM_OFST 28
14510 #define MC_CMD_FUSE_DIAGS_OUT_AREA1_CHECKSUM_LEN 4
14511 /* Total number of mismatched bits between pairs in area 2 */
14512 #define MC_CMD_FUSE_DIAGS_OUT_AREA2_MISMATCH_BITS_OFST 32
14513 #define MC_CMD_FUSE_DIAGS_OUT_AREA2_MISMATCH_BITS_LEN 4
14514 /* Total number of unexpectedly clear (set in B but not A) bits in area 2 */
14515 #define MC_CMD_FUSE_DIAGS_OUT_AREA2_PAIR_A_BAD_BITS_OFST 36
14516 #define MC_CMD_FUSE_DIAGS_OUT_AREA2_PAIR_A_BAD_BITS_LEN 4
14517 /* Total number of unexpectedly clear (set in A but not B) bits in area 2 */
14518 #define MC_CMD_FUSE_DIAGS_OUT_AREA2_PAIR_B_BAD_BITS_OFST 40
14519 #define MC_CMD_FUSE_DIAGS_OUT_AREA2_PAIR_B_BAD_BITS_LEN 4
14520 /* Checksum of data after logical OR of pairs in area 2 */
14521 #define MC_CMD_FUSE_DIAGS_OUT_AREA2_CHECKSUM_OFST 44
14522 #define MC_CMD_FUSE_DIAGS_OUT_AREA2_CHECKSUM_LEN 4
14523
14524
14525 /***********************************/
14526 /* MC_CMD_PRIVILEGE_MODIFY
14527  * Modify the privileges of a set of PCIe functions. Note that this operation
14528  * only effects non-admin functions unless the admin privilege itself is
14529  * included in one of the masks provided.
14530  */
14531 #define MC_CMD_PRIVILEGE_MODIFY 0x60
14532 #undef  MC_CMD_0x60_PRIVILEGE_CTG
14533
14534 #define MC_CMD_0x60_PRIVILEGE_CTG SRIOV_CTG_ADMIN
14535
14536 /* MC_CMD_PRIVILEGE_MODIFY_IN msgrequest */
14537 #define MC_CMD_PRIVILEGE_MODIFY_IN_LEN 16
14538 /* The groups of functions to have their privilege masks modified. */
14539 #define MC_CMD_PRIVILEGE_MODIFY_IN_FN_GROUP_OFST 0
14540 #define MC_CMD_PRIVILEGE_MODIFY_IN_FN_GROUP_LEN 4
14541 #define MC_CMD_PRIVILEGE_MODIFY_IN_NONE 0x0 /* enum */
14542 #define MC_CMD_PRIVILEGE_MODIFY_IN_ALL 0x1 /* enum */
14543 #define MC_CMD_PRIVILEGE_MODIFY_IN_PFS_ONLY 0x2 /* enum */
14544 #define MC_CMD_PRIVILEGE_MODIFY_IN_VFS_ONLY 0x3 /* enum */
14545 #define MC_CMD_PRIVILEGE_MODIFY_IN_VFS_OF_PF 0x4 /* enum */
14546 #define MC_CMD_PRIVILEGE_MODIFY_IN_ONE 0x5 /* enum */
14547 /* For VFS_OF_PF specify the PF, for ONE specify the target function */
14548 #define MC_CMD_PRIVILEGE_MODIFY_IN_FUNCTION_OFST 4
14549 #define MC_CMD_PRIVILEGE_MODIFY_IN_FUNCTION_LEN 4
14550 #define MC_CMD_PRIVILEGE_MODIFY_IN_FUNCTION_PF_LBN 0
14551 #define MC_CMD_PRIVILEGE_MODIFY_IN_FUNCTION_PF_WIDTH 16
14552 #define MC_CMD_PRIVILEGE_MODIFY_IN_FUNCTION_VF_LBN 16
14553 #define MC_CMD_PRIVILEGE_MODIFY_IN_FUNCTION_VF_WIDTH 16
14554 /* Privileges to be added to the target functions. For privilege definitions
14555  * refer to the command MC_CMD_PRIVILEGE_MASK
14556  */
14557 #define MC_CMD_PRIVILEGE_MODIFY_IN_ADD_MASK_OFST 8
14558 #define MC_CMD_PRIVILEGE_MODIFY_IN_ADD_MASK_LEN 4
14559 /* Privileges to be removed from the target functions. For privilege
14560  * definitions refer to the command MC_CMD_PRIVILEGE_MASK
14561  */
14562 #define MC_CMD_PRIVILEGE_MODIFY_IN_REMOVE_MASK_OFST 12
14563 #define MC_CMD_PRIVILEGE_MODIFY_IN_REMOVE_MASK_LEN 4
14564
14565 /* MC_CMD_PRIVILEGE_MODIFY_OUT msgresponse */
14566 #define MC_CMD_PRIVILEGE_MODIFY_OUT_LEN 0
14567
14568
14569 /***********************************/
14570 /* MC_CMD_XPM_READ_BYTES
14571  * Read XPM memory
14572  */
14573 #define MC_CMD_XPM_READ_BYTES 0x103
14574 #undef  MC_CMD_0x103_PRIVILEGE_CTG
14575
14576 #define MC_CMD_0x103_PRIVILEGE_CTG SRIOV_CTG_ADMIN
14577
14578 /* MC_CMD_XPM_READ_BYTES_IN msgrequest */
14579 #define MC_CMD_XPM_READ_BYTES_IN_LEN 8
14580 /* Start address (byte) */
14581 #define MC_CMD_XPM_READ_BYTES_IN_ADDR_OFST 0
14582 #define MC_CMD_XPM_READ_BYTES_IN_ADDR_LEN 4
14583 /* Count (bytes) */
14584 #define MC_CMD_XPM_READ_BYTES_IN_COUNT_OFST 4
14585 #define MC_CMD_XPM_READ_BYTES_IN_COUNT_LEN 4
14586
14587 /* MC_CMD_XPM_READ_BYTES_OUT msgresponse */
14588 #define MC_CMD_XPM_READ_BYTES_OUT_LENMIN 0
14589 #define MC_CMD_XPM_READ_BYTES_OUT_LENMAX 252
14590 #define MC_CMD_XPM_READ_BYTES_OUT_LEN(num) (0+1*(num))
14591 /* Data */
14592 #define MC_CMD_XPM_READ_BYTES_OUT_DATA_OFST 0
14593 #define MC_CMD_XPM_READ_BYTES_OUT_DATA_LEN 1
14594 #define MC_CMD_XPM_READ_BYTES_OUT_DATA_MINNUM 0
14595 #define MC_CMD_XPM_READ_BYTES_OUT_DATA_MAXNUM 252
14596
14597
14598 /***********************************/
14599 /* MC_CMD_XPM_WRITE_BYTES
14600  * Write XPM memory
14601  */
14602 #define MC_CMD_XPM_WRITE_BYTES 0x104
14603 #undef  MC_CMD_0x104_PRIVILEGE_CTG
14604
14605 #define MC_CMD_0x104_PRIVILEGE_CTG SRIOV_CTG_INSECURE
14606
14607 /* MC_CMD_XPM_WRITE_BYTES_IN msgrequest */
14608 #define MC_CMD_XPM_WRITE_BYTES_IN_LENMIN 8
14609 #define MC_CMD_XPM_WRITE_BYTES_IN_LENMAX 252
14610 #define MC_CMD_XPM_WRITE_BYTES_IN_LEN(num) (8+1*(num))
14611 /* Start address (byte) */
14612 #define MC_CMD_XPM_WRITE_BYTES_IN_ADDR_OFST 0
14613 #define MC_CMD_XPM_WRITE_BYTES_IN_ADDR_LEN 4
14614 /* Count (bytes) */
14615 #define MC_CMD_XPM_WRITE_BYTES_IN_COUNT_OFST 4
14616 #define MC_CMD_XPM_WRITE_BYTES_IN_COUNT_LEN 4
14617 /* Data */
14618 #define MC_CMD_XPM_WRITE_BYTES_IN_DATA_OFST 8
14619 #define MC_CMD_XPM_WRITE_BYTES_IN_DATA_LEN 1
14620 #define MC_CMD_XPM_WRITE_BYTES_IN_DATA_MINNUM 0
14621 #define MC_CMD_XPM_WRITE_BYTES_IN_DATA_MAXNUM 244
14622
14623 /* MC_CMD_XPM_WRITE_BYTES_OUT msgresponse */
14624 #define MC_CMD_XPM_WRITE_BYTES_OUT_LEN 0
14625
14626
14627 /***********************************/
14628 /* MC_CMD_XPM_READ_SECTOR
14629  * Read XPM sector
14630  */
14631 #define MC_CMD_XPM_READ_SECTOR 0x105
14632 #undef  MC_CMD_0x105_PRIVILEGE_CTG
14633
14634 #define MC_CMD_0x105_PRIVILEGE_CTG SRIOV_CTG_INSECURE
14635
14636 /* MC_CMD_XPM_READ_SECTOR_IN msgrequest */
14637 #define MC_CMD_XPM_READ_SECTOR_IN_LEN 8
14638 /* Sector index */
14639 #define MC_CMD_XPM_READ_SECTOR_IN_INDEX_OFST 0
14640 #define MC_CMD_XPM_READ_SECTOR_IN_INDEX_LEN 4
14641 /* Sector size */
14642 #define MC_CMD_XPM_READ_SECTOR_IN_SIZE_OFST 4
14643 #define MC_CMD_XPM_READ_SECTOR_IN_SIZE_LEN 4
14644
14645 /* MC_CMD_XPM_READ_SECTOR_OUT msgresponse */
14646 #define MC_CMD_XPM_READ_SECTOR_OUT_LENMIN 4
14647 #define MC_CMD_XPM_READ_SECTOR_OUT_LENMAX 36
14648 #define MC_CMD_XPM_READ_SECTOR_OUT_LEN(num) (4+1*(num))
14649 /* Sector type */
14650 #define MC_CMD_XPM_READ_SECTOR_OUT_TYPE_OFST 0
14651 #define MC_CMD_XPM_READ_SECTOR_OUT_TYPE_LEN 4
14652 #define MC_CMD_XPM_READ_SECTOR_OUT_BLANK 0x0 /* enum */
14653 #define MC_CMD_XPM_READ_SECTOR_OUT_CRYPTO_KEY_128 0x1 /* enum */
14654 #define MC_CMD_XPM_READ_SECTOR_OUT_CRYPTO_KEY_256 0x2 /* enum */
14655 #define MC_CMD_XPM_READ_SECTOR_OUT_CRYPTO_DATA 0x3 /* enum */
14656 #define MC_CMD_XPM_READ_SECTOR_OUT_INVALID 0xff /* enum */
14657 /* Sector data */
14658 #define MC_CMD_XPM_READ_SECTOR_OUT_DATA_OFST 4
14659 #define MC_CMD_XPM_READ_SECTOR_OUT_DATA_LEN 1
14660 #define MC_CMD_XPM_READ_SECTOR_OUT_DATA_MINNUM 0
14661 #define MC_CMD_XPM_READ_SECTOR_OUT_DATA_MAXNUM 32
14662
14663
14664 /***********************************/
14665 /* MC_CMD_XPM_WRITE_SECTOR
14666  * Write XPM sector
14667  */
14668 #define MC_CMD_XPM_WRITE_SECTOR 0x106
14669 #undef  MC_CMD_0x106_PRIVILEGE_CTG
14670
14671 #define MC_CMD_0x106_PRIVILEGE_CTG SRIOV_CTG_INSECURE
14672
14673 /* MC_CMD_XPM_WRITE_SECTOR_IN msgrequest */
14674 #define MC_CMD_XPM_WRITE_SECTOR_IN_LENMIN 12
14675 #define MC_CMD_XPM_WRITE_SECTOR_IN_LENMAX 44
14676 #define MC_CMD_XPM_WRITE_SECTOR_IN_LEN(num) (12+1*(num))
14677 /* If writing fails due to an uncorrectable error, try up to RETRIES following
14678  * sectors (or until no more space available). If 0, only one write attempt is
14679  * made. Note that uncorrectable errors are unlikely, thanks to XPM self-repair
14680  * mechanism.
14681  */
14682 #define MC_CMD_XPM_WRITE_SECTOR_IN_RETRIES_OFST 0
14683 #define MC_CMD_XPM_WRITE_SECTOR_IN_RETRIES_LEN 1
14684 #define MC_CMD_XPM_WRITE_SECTOR_IN_RESERVED_OFST 1
14685 #define MC_CMD_XPM_WRITE_SECTOR_IN_RESERVED_LEN 3
14686 /* Sector type */
14687 #define MC_CMD_XPM_WRITE_SECTOR_IN_TYPE_OFST 4
14688 #define MC_CMD_XPM_WRITE_SECTOR_IN_TYPE_LEN 4
14689 /*            Enum values, see field(s): */
14690 /*               MC_CMD_XPM_READ_SECTOR/MC_CMD_XPM_READ_SECTOR_OUT/TYPE */
14691 /* Sector size */
14692 #define MC_CMD_XPM_WRITE_SECTOR_IN_SIZE_OFST 8
14693 #define MC_CMD_XPM_WRITE_SECTOR_IN_SIZE_LEN 4
14694 /* Sector data */
14695 #define MC_CMD_XPM_WRITE_SECTOR_IN_DATA_OFST 12
14696 #define MC_CMD_XPM_WRITE_SECTOR_IN_DATA_LEN 1
14697 #define MC_CMD_XPM_WRITE_SECTOR_IN_DATA_MINNUM 0
14698 #define MC_CMD_XPM_WRITE_SECTOR_IN_DATA_MAXNUM 32
14699
14700 /* MC_CMD_XPM_WRITE_SECTOR_OUT msgresponse */
14701 #define MC_CMD_XPM_WRITE_SECTOR_OUT_LEN 4
14702 /* New sector index */
14703 #define MC_CMD_XPM_WRITE_SECTOR_OUT_INDEX_OFST 0
14704 #define MC_CMD_XPM_WRITE_SECTOR_OUT_INDEX_LEN 4
14705
14706
14707 /***********************************/
14708 /* MC_CMD_XPM_INVALIDATE_SECTOR
14709  * Invalidate XPM sector
14710  */
14711 #define MC_CMD_XPM_INVALIDATE_SECTOR 0x107
14712 #undef  MC_CMD_0x107_PRIVILEGE_CTG
14713
14714 #define MC_CMD_0x107_PRIVILEGE_CTG SRIOV_CTG_INSECURE
14715
14716 /* MC_CMD_XPM_INVALIDATE_SECTOR_IN msgrequest */
14717 #define MC_CMD_XPM_INVALIDATE_SECTOR_IN_LEN 4
14718 /* Sector index */
14719 #define MC_CMD_XPM_INVALIDATE_SECTOR_IN_INDEX_OFST 0
14720 #define MC_CMD_XPM_INVALIDATE_SECTOR_IN_INDEX_LEN 4
14721
14722 /* MC_CMD_XPM_INVALIDATE_SECTOR_OUT msgresponse */
14723 #define MC_CMD_XPM_INVALIDATE_SECTOR_OUT_LEN 0
14724
14725
14726 /***********************************/
14727 /* MC_CMD_XPM_BLANK_CHECK
14728  * Blank-check XPM memory and report bad locations
14729  */
14730 #define MC_CMD_XPM_BLANK_CHECK 0x108
14731 #undef  MC_CMD_0x108_PRIVILEGE_CTG
14732
14733 #define MC_CMD_0x108_PRIVILEGE_CTG SRIOV_CTG_INSECURE
14734
14735 /* MC_CMD_XPM_BLANK_CHECK_IN msgrequest */
14736 #define MC_CMD_XPM_BLANK_CHECK_IN_LEN 8
14737 /* Start address (byte) */
14738 #define MC_CMD_XPM_BLANK_CHECK_IN_ADDR_OFST 0
14739 #define MC_CMD_XPM_BLANK_CHECK_IN_ADDR_LEN 4
14740 /* Count (bytes) */
14741 #define MC_CMD_XPM_BLANK_CHECK_IN_COUNT_OFST 4
14742 #define MC_CMD_XPM_BLANK_CHECK_IN_COUNT_LEN 4
14743
14744 /* MC_CMD_XPM_BLANK_CHECK_OUT msgresponse */
14745 #define MC_CMD_XPM_BLANK_CHECK_OUT_LENMIN 4
14746 #define MC_CMD_XPM_BLANK_CHECK_OUT_LENMAX 252
14747 #define MC_CMD_XPM_BLANK_CHECK_OUT_LEN(num) (4+2*(num))
14748 /* Total number of bad (non-blank) locations */
14749 #define MC_CMD_XPM_BLANK_CHECK_OUT_BAD_COUNT_OFST 0
14750 #define MC_CMD_XPM_BLANK_CHECK_OUT_BAD_COUNT_LEN 4
14751 /* Addresses of bad locations (may be less than BAD_COUNT, if all cannot fit
14752  * into MCDI response)
14753  */
14754 #define MC_CMD_XPM_BLANK_CHECK_OUT_BAD_ADDR_OFST 4
14755 #define MC_CMD_XPM_BLANK_CHECK_OUT_BAD_ADDR_LEN 2
14756 #define MC_CMD_XPM_BLANK_CHECK_OUT_BAD_ADDR_MINNUM 0
14757 #define MC_CMD_XPM_BLANK_CHECK_OUT_BAD_ADDR_MAXNUM 124
14758
14759
14760 /***********************************/
14761 /* MC_CMD_XPM_REPAIR
14762  * Blank-check and repair XPM memory
14763  */
14764 #define MC_CMD_XPM_REPAIR 0x109
14765 #undef  MC_CMD_0x109_PRIVILEGE_CTG
14766
14767 #define MC_CMD_0x109_PRIVILEGE_CTG SRIOV_CTG_INSECURE
14768
14769 /* MC_CMD_XPM_REPAIR_IN msgrequest */
14770 #define MC_CMD_XPM_REPAIR_IN_LEN 8
14771 /* Start address (byte) */
14772 #define MC_CMD_XPM_REPAIR_IN_ADDR_OFST 0
14773 #define MC_CMD_XPM_REPAIR_IN_ADDR_LEN 4
14774 /* Count (bytes) */
14775 #define MC_CMD_XPM_REPAIR_IN_COUNT_OFST 4
14776 #define MC_CMD_XPM_REPAIR_IN_COUNT_LEN 4
14777
14778 /* MC_CMD_XPM_REPAIR_OUT msgresponse */
14779 #define MC_CMD_XPM_REPAIR_OUT_LEN 0
14780
14781
14782 /***********************************/
14783 /* MC_CMD_XPM_DECODER_TEST
14784  * Test XPM memory address decoders for gross manufacturing defects. Can only
14785  * be performed on an unprogrammed part.
14786  */
14787 #define MC_CMD_XPM_DECODER_TEST 0x10a
14788 #undef  MC_CMD_0x10a_PRIVILEGE_CTG
14789
14790 #define MC_CMD_0x10a_PRIVILEGE_CTG SRIOV_CTG_INSECURE
14791
14792 /* MC_CMD_XPM_DECODER_TEST_IN msgrequest */
14793 #define MC_CMD_XPM_DECODER_TEST_IN_LEN 0
14794
14795 /* MC_CMD_XPM_DECODER_TEST_OUT msgresponse */
14796 #define MC_CMD_XPM_DECODER_TEST_OUT_LEN 0
14797
14798
14799 /***********************************/
14800 /* MC_CMD_XPM_WRITE_TEST
14801  * XPM memory write test. Test XPM write logic for gross manufacturing defects
14802  * by writing to a dedicated test row. There are 16 locations in the test row
14803  * and the test can only be performed on locations that have not been
14804  * previously used (i.e. can be run at most 16 times). The test will pick the
14805  * first available location to use, or fail with ENOSPC if none left.
14806  */
14807 #define MC_CMD_XPM_WRITE_TEST 0x10b
14808 #undef  MC_CMD_0x10b_PRIVILEGE_CTG
14809
14810 #define MC_CMD_0x10b_PRIVILEGE_CTG SRIOV_CTG_INSECURE
14811
14812 /* MC_CMD_XPM_WRITE_TEST_IN msgrequest */
14813 #define MC_CMD_XPM_WRITE_TEST_IN_LEN 0
14814
14815 /* MC_CMD_XPM_WRITE_TEST_OUT msgresponse */
14816 #define MC_CMD_XPM_WRITE_TEST_OUT_LEN 0
14817
14818
14819 /***********************************/
14820 /* MC_CMD_EXEC_SIGNED
14821  * Check the CMAC of the contents of IMEM and DMEM against the value supplied
14822  * and if correct begin execution from the start of IMEM. The caller supplies a
14823  * key ID, the length of IMEM and DMEM to validate and the expected CMAC. CMAC
14824  * computation runs from the start of IMEM, and from the start of DMEM + 16k,
14825  * to match flash booting. The command will respond with EINVAL if the CMAC
14826  * does match, otherwise it will respond with success before it jumps to IMEM.
14827  */
14828 #define MC_CMD_EXEC_SIGNED 0x10c
14829 #undef  MC_CMD_0x10c_PRIVILEGE_CTG
14830
14831 #define MC_CMD_0x10c_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
14832
14833 /* MC_CMD_EXEC_SIGNED_IN msgrequest */
14834 #define MC_CMD_EXEC_SIGNED_IN_LEN 28
14835 /* the length of code to include in the CMAC */
14836 #define MC_CMD_EXEC_SIGNED_IN_CODELEN_OFST 0
14837 #define MC_CMD_EXEC_SIGNED_IN_CODELEN_LEN 4
14838 /* the length of date to include in the CMAC */
14839 #define MC_CMD_EXEC_SIGNED_IN_DATALEN_OFST 4
14840 #define MC_CMD_EXEC_SIGNED_IN_DATALEN_LEN 4
14841 /* the XPM sector containing the key to use */
14842 #define MC_CMD_EXEC_SIGNED_IN_KEYSECTOR_OFST 8
14843 #define MC_CMD_EXEC_SIGNED_IN_KEYSECTOR_LEN 4
14844 /* the expected CMAC value */
14845 #define MC_CMD_EXEC_SIGNED_IN_CMAC_OFST 12
14846 #define MC_CMD_EXEC_SIGNED_IN_CMAC_LEN 16
14847
14848 /* MC_CMD_EXEC_SIGNED_OUT msgresponse */
14849 #define MC_CMD_EXEC_SIGNED_OUT_LEN 0
14850
14851
14852 /***********************************/
14853 /* MC_CMD_PREPARE_SIGNED
14854  * Prepare to upload a signed image. This will scrub the specified length of
14855  * the data region, which must be at least as large as the DATALEN supplied to
14856  * MC_CMD_EXEC_SIGNED.
14857  */
14858 #define MC_CMD_PREPARE_SIGNED 0x10d
14859 #undef  MC_CMD_0x10d_PRIVILEGE_CTG
14860
14861 #define MC_CMD_0x10d_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
14862
14863 /* MC_CMD_PREPARE_SIGNED_IN msgrequest */
14864 #define MC_CMD_PREPARE_SIGNED_IN_LEN 4
14865 /* the length of data area to clear */
14866 #define MC_CMD_PREPARE_SIGNED_IN_DATALEN_OFST 0
14867 #define MC_CMD_PREPARE_SIGNED_IN_DATALEN_LEN 4
14868
14869 /* MC_CMD_PREPARE_SIGNED_OUT msgresponse */
14870 #define MC_CMD_PREPARE_SIGNED_OUT_LEN 0
14871
14872
14873 /***********************************/
14874 /* MC_CMD_SET_SECURITY_RULE
14875  * Set blacklist and/or whitelist action for a particular match criteria.
14876  * (Medford-only; for use by SolarSecure apps, not directly by drivers. See
14877  * SF-114946-SW.) NOTE - this message definition is provisional. It has not yet
14878  * been used in any released code and may change during development. This note
14879  * will be removed once it is regarded as stable.
14880  */
14881 #define MC_CMD_SET_SECURITY_RULE 0x10f
14882 #undef  MC_CMD_0x10f_PRIVILEGE_CTG
14883
14884 #define MC_CMD_0x10f_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
14885
14886 /* MC_CMD_SET_SECURITY_RULE_IN msgrequest */
14887 #define MC_CMD_SET_SECURITY_RULE_IN_LEN 92
14888 /* fields to include in match criteria */
14889 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_FIELDS_OFST 0
14890 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_FIELDS_LEN 4
14891 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_REMOTE_IP_LBN 0
14892 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_REMOTE_IP_WIDTH 1
14893 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_LOCAL_IP_LBN 1
14894 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_LOCAL_IP_WIDTH 1
14895 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_REMOTE_MAC_LBN 2
14896 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_REMOTE_MAC_WIDTH 1
14897 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_REMOTE_PORT_LBN 3
14898 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_REMOTE_PORT_WIDTH 1
14899 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_LOCAL_MAC_LBN 4
14900 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_LOCAL_MAC_WIDTH 1
14901 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_LOCAL_PORT_LBN 5
14902 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_LOCAL_PORT_WIDTH 1
14903 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_ETHER_TYPE_LBN 6
14904 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_ETHER_TYPE_WIDTH 1
14905 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_INNER_VLAN_LBN 7
14906 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_INNER_VLAN_WIDTH 1
14907 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_OUTER_VLAN_LBN 8
14908 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_OUTER_VLAN_WIDTH 1
14909 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_IP_PROTO_LBN 9
14910 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_IP_PROTO_WIDTH 1
14911 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_PHYSICAL_PORT_LBN 10
14912 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_PHYSICAL_PORT_WIDTH 1
14913 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_RESERVED_LBN 11
14914 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_RESERVED_WIDTH 1
14915 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_REMOTE_SUBNET_ID_LBN 12
14916 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_REMOTE_SUBNET_ID_WIDTH 1
14917 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_REMOTE_PORTRANGE_ID_LBN 13
14918 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_REMOTE_PORTRANGE_ID_WIDTH 1
14919 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_LOCAL_PORTRANGE_ID_LBN 14
14920 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_LOCAL_PORTRANGE_ID_WIDTH 1
14921 /* remote MAC address to match (as bytes in network order) */
14922 #define MC_CMD_SET_SECURITY_RULE_IN_REMOTE_MAC_OFST 4
14923 #define MC_CMD_SET_SECURITY_RULE_IN_REMOTE_MAC_LEN 6
14924 /* remote port to match (as bytes in network order) */
14925 #define MC_CMD_SET_SECURITY_RULE_IN_REMOTE_PORT_OFST 10
14926 #define MC_CMD_SET_SECURITY_RULE_IN_REMOTE_PORT_LEN 2
14927 /* local MAC address to match (as bytes in network order) */
14928 #define MC_CMD_SET_SECURITY_RULE_IN_LOCAL_MAC_OFST 12
14929 #define MC_CMD_SET_SECURITY_RULE_IN_LOCAL_MAC_LEN 6
14930 /* local port to match (as bytes in network order) */
14931 #define MC_CMD_SET_SECURITY_RULE_IN_LOCAL_PORT_OFST 18
14932 #define MC_CMD_SET_SECURITY_RULE_IN_LOCAL_PORT_LEN 2
14933 /* Ethernet type to match (as bytes in network order) */
14934 #define MC_CMD_SET_SECURITY_RULE_IN_ETHER_TYPE_OFST 20
14935 #define MC_CMD_SET_SECURITY_RULE_IN_ETHER_TYPE_LEN 2
14936 /* Inner VLAN tag to match (as bytes in network order) */
14937 #define MC_CMD_SET_SECURITY_RULE_IN_INNER_VLAN_OFST 22
14938 #define MC_CMD_SET_SECURITY_RULE_IN_INNER_VLAN_LEN 2
14939 /* Outer VLAN tag to match (as bytes in network order) */
14940 #define MC_CMD_SET_SECURITY_RULE_IN_OUTER_VLAN_OFST 24
14941 #define MC_CMD_SET_SECURITY_RULE_IN_OUTER_VLAN_LEN 2
14942 /* IP protocol to match (in low byte; set high byte to 0) */
14943 #define MC_CMD_SET_SECURITY_RULE_IN_IP_PROTO_OFST 26
14944 #define MC_CMD_SET_SECURITY_RULE_IN_IP_PROTO_LEN 2
14945 /* Physical port to match (as little-endian 32-bit value) */
14946 #define MC_CMD_SET_SECURITY_RULE_IN_PHYSICAL_PORT_OFST 28
14947 #define MC_CMD_SET_SECURITY_RULE_IN_PHYSICAL_PORT_LEN 4
14948 /* Reserved; set to 0 */
14949 #define MC_CMD_SET_SECURITY_RULE_IN_RESERVED_OFST 32
14950 #define MC_CMD_SET_SECURITY_RULE_IN_RESERVED_LEN 4
14951 /* remote IP address to match (as bytes in network order; set last 12 bytes to
14952  * 0 for IPv4 address)
14953  */
14954 #define MC_CMD_SET_SECURITY_RULE_IN_REMOTE_IP_OFST 36
14955 #define MC_CMD_SET_SECURITY_RULE_IN_REMOTE_IP_LEN 16
14956 /* local IP address to match (as bytes in network order; set last 12 bytes to 0
14957  * for IPv4 address)
14958  */
14959 #define MC_CMD_SET_SECURITY_RULE_IN_LOCAL_IP_OFST 52
14960 #define MC_CMD_SET_SECURITY_RULE_IN_LOCAL_IP_LEN 16
14961 /* remote subnet ID to match (as little-endian 32-bit value); note that remote
14962  * subnets are matched by mapping the remote IP address to a "subnet ID" via a
14963  * data structure which must already have been configured using
14964  * MC_CMD_SUBNET_MAP_SET_NODE appropriately
14965  */
14966 #define MC_CMD_SET_SECURITY_RULE_IN_REMOTE_SUBNET_ID_OFST 68
14967 #define MC_CMD_SET_SECURITY_RULE_IN_REMOTE_SUBNET_ID_LEN 4
14968 /* remote portrange ID to match (as little-endian 32-bit value); note that
14969  * remote port ranges are matched by mapping the remote port to a "portrange
14970  * ID" via a data structure which must already have been configured using
14971  * MC_CMD_REMOTE_PORTRANGE_MAP_SET_TREE
14972  */
14973 #define MC_CMD_SET_SECURITY_RULE_IN_REMOTE_PORTRANGE_ID_OFST 72
14974 #define MC_CMD_SET_SECURITY_RULE_IN_REMOTE_PORTRANGE_ID_LEN 4
14975 /* local portrange ID to match (as little-endian 32-bit value); note that local
14976  * port ranges are matched by mapping the local port to a "portrange ID" via a
14977  * data structure which must already have been configured using
14978  * MC_CMD_LOCAL_PORTRANGE_MAP_SET_TREE
14979  */
14980 #define MC_CMD_SET_SECURITY_RULE_IN_LOCAL_PORTRANGE_ID_OFST 76
14981 #define MC_CMD_SET_SECURITY_RULE_IN_LOCAL_PORTRANGE_ID_LEN 4
14982 /* set the action for transmitted packets matching this rule */
14983 #define MC_CMD_SET_SECURITY_RULE_IN_TX_ACTION_OFST 80
14984 #define MC_CMD_SET_SECURITY_RULE_IN_TX_ACTION_LEN 4
14985 /* enum: make no decision */
14986 #define MC_CMD_SET_SECURITY_RULE_IN_TX_ACTION_NONE 0x0
14987 /* enum: decide to accept the packet */
14988 #define MC_CMD_SET_SECURITY_RULE_IN_TX_ACTION_WHITELIST 0x1
14989 /* enum: decide to drop the packet */
14990 #define MC_CMD_SET_SECURITY_RULE_IN_TX_ACTION_BLACKLIST 0x2
14991 /* enum: inform the TSA controller about some sample of packets matching this
14992  * rule (via MC_CMD_TSA_INFO_IN_PKT_SAMPLE messages); may be bitwise-ORed with
14993  * either the WHITELIST or BLACKLIST action
14994  */
14995 #define MC_CMD_SET_SECURITY_RULE_IN_TX_ACTION_SAMPLE 0x4
14996 /* enum: do not change the current TX action */
14997 #define MC_CMD_SET_SECURITY_RULE_IN_TX_ACTION_UNCHANGED 0xffffffff
14998 /* set the action for received packets matching this rule */
14999 #define MC_CMD_SET_SECURITY_RULE_IN_RX_ACTION_OFST 84
15000 #define MC_CMD_SET_SECURITY_RULE_IN_RX_ACTION_LEN 4
15001 /* enum: make no decision */
15002 #define MC_CMD_SET_SECURITY_RULE_IN_RX_ACTION_NONE 0x0
15003 /* enum: decide to accept the packet */
15004 #define MC_CMD_SET_SECURITY_RULE_IN_RX_ACTION_WHITELIST 0x1
15005 /* enum: decide to drop the packet */
15006 #define MC_CMD_SET_SECURITY_RULE_IN_RX_ACTION_BLACKLIST 0x2
15007 /* enum: inform the TSA controller about some sample of packets matching this
15008  * rule (via MC_CMD_TSA_INFO_IN_PKT_SAMPLE messages); may be bitwise-ORed with
15009  * either the WHITELIST or BLACKLIST action
15010  */
15011 #define MC_CMD_SET_SECURITY_RULE_IN_RX_ACTION_SAMPLE 0x4
15012 /* enum: do not change the current RX action */
15013 #define MC_CMD_SET_SECURITY_RULE_IN_RX_ACTION_UNCHANGED 0xffffffff
15014 /* counter ID to associate with this rule; IDs are allocated using
15015  * MC_CMD_SECURITY_RULE_COUNTER_ALLOC
15016  */
15017 #define MC_CMD_SET_SECURITY_RULE_IN_COUNTER_ID_OFST 88
15018 #define MC_CMD_SET_SECURITY_RULE_IN_COUNTER_ID_LEN 4
15019 /* enum: special value for the null counter ID */
15020 #define MC_CMD_SET_SECURITY_RULE_IN_COUNTER_ID_NONE 0x0
15021 /* enum: special value to tell the MC to allocate an available counter */
15022 #define MC_CMD_SET_SECURITY_RULE_IN_COUNTER_ID_SW_AUTO 0xeeeeeeee
15023 /* enum: special value to request use of hardware counter (Medford2 only) */
15024 #define MC_CMD_SET_SECURITY_RULE_IN_COUNTER_ID_HW 0xffffffff
15025
15026 /* MC_CMD_SET_SECURITY_RULE_OUT msgresponse */
15027 #define MC_CMD_SET_SECURITY_RULE_OUT_LEN 32
15028 /* new reference count for uses of counter ID */
15029 #define MC_CMD_SET_SECURITY_RULE_OUT_COUNTER_REFCNT_OFST 0
15030 #define MC_CMD_SET_SECURITY_RULE_OUT_COUNTER_REFCNT_LEN 4
15031 /* constructed match bits for this rule (as a tracing aid only) */
15032 #define MC_CMD_SET_SECURITY_RULE_OUT_LUE_MATCH_BITS_OFST 4
15033 #define MC_CMD_SET_SECURITY_RULE_OUT_LUE_MATCH_BITS_LEN 12
15034 /* constructed discriminator bits for this rule (as a tracing aid only) */
15035 #define MC_CMD_SET_SECURITY_RULE_OUT_LUE_DISCRIMINATOR_OFST 16
15036 #define MC_CMD_SET_SECURITY_RULE_OUT_LUE_DISCRIMINATOR_LEN 4
15037 /* base location for probes for this rule (as a tracing aid only) */
15038 #define MC_CMD_SET_SECURITY_RULE_OUT_LUE_PROBE_BASE_OFST 20
15039 #define MC_CMD_SET_SECURITY_RULE_OUT_LUE_PROBE_BASE_LEN 4
15040 /* step for probes for this rule (as a tracing aid only) */
15041 #define MC_CMD_SET_SECURITY_RULE_OUT_LUE_PROBE_STEP_OFST 24
15042 #define MC_CMD_SET_SECURITY_RULE_OUT_LUE_PROBE_STEP_LEN 4
15043 /* ID for reading back the counter */
15044 #define MC_CMD_SET_SECURITY_RULE_OUT_COUNTER_ID_OFST 28
15045 #define MC_CMD_SET_SECURITY_RULE_OUT_COUNTER_ID_LEN 4
15046
15047
15048 /***********************************/
15049 /* MC_CMD_RESET_SECURITY_RULES
15050  * Reset all blacklist and whitelist actions for a particular physical port, or
15051  * all ports. (Medford-only; for use by SolarSecure apps, not directly by
15052  * drivers. See SF-114946-SW.) NOTE - this message definition is provisional.
15053  * It has not yet been used in any released code and may change during
15054  * development. This note will be removed once it is regarded as stable.
15055  */
15056 #define MC_CMD_RESET_SECURITY_RULES 0x110
15057 #undef  MC_CMD_0x110_PRIVILEGE_CTG
15058
15059 #define MC_CMD_0x110_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
15060
15061 /* MC_CMD_RESET_SECURITY_RULES_IN msgrequest */
15062 #define MC_CMD_RESET_SECURITY_RULES_IN_LEN 4
15063 /* index of physical port to reset (or ALL_PHYSICAL_PORTS to reset all) */
15064 #define MC_CMD_RESET_SECURITY_RULES_IN_PHYSICAL_PORT_OFST 0
15065 #define MC_CMD_RESET_SECURITY_RULES_IN_PHYSICAL_PORT_LEN 4
15066 /* enum: special value to reset all physical ports */
15067 #define MC_CMD_RESET_SECURITY_RULES_IN_ALL_PHYSICAL_PORTS 0xffffffff
15068
15069 /* MC_CMD_RESET_SECURITY_RULES_OUT msgresponse */
15070 #define MC_CMD_RESET_SECURITY_RULES_OUT_LEN 0
15071
15072
15073 /***********************************/
15074 /* MC_CMD_GET_SECURITY_RULESET_VERSION
15075  * Return a large hash value representing a "version" of the complete set of
15076  * currently active blacklist / whitelist rules and associated data structures.
15077  * (Medford-only; for use by SolarSecure apps, not directly by drivers. See
15078  * SF-114946-SW.) NOTE - this message definition is provisional. It has not yet
15079  * been used in any released code and may change during development. This note
15080  * will be removed once it is regarded as stable.
15081  */
15082 #define MC_CMD_GET_SECURITY_RULESET_VERSION 0x111
15083 #undef  MC_CMD_0x111_PRIVILEGE_CTG
15084
15085 #define MC_CMD_0x111_PRIVILEGE_CTG SRIOV_CTG_ADMIN
15086
15087 /* MC_CMD_GET_SECURITY_RULESET_VERSION_IN msgrequest */
15088 #define MC_CMD_GET_SECURITY_RULESET_VERSION_IN_LEN 0
15089
15090 /* MC_CMD_GET_SECURITY_RULESET_VERSION_OUT msgresponse */
15091 #define MC_CMD_GET_SECURITY_RULESET_VERSION_OUT_LENMIN 1
15092 #define MC_CMD_GET_SECURITY_RULESET_VERSION_OUT_LENMAX 252
15093 #define MC_CMD_GET_SECURITY_RULESET_VERSION_OUT_LEN(num) (0+1*(num))
15094 /* Opaque hash value; length may vary depending on the hash scheme used */
15095 #define MC_CMD_GET_SECURITY_RULESET_VERSION_OUT_VERSION_OFST 0
15096 #define MC_CMD_GET_SECURITY_RULESET_VERSION_OUT_VERSION_LEN 1
15097 #define MC_CMD_GET_SECURITY_RULESET_VERSION_OUT_VERSION_MINNUM 1
15098 #define MC_CMD_GET_SECURITY_RULESET_VERSION_OUT_VERSION_MAXNUM 252
15099
15100
15101 /***********************************/
15102 /* MC_CMD_SECURITY_RULE_COUNTER_ALLOC
15103  * Allocate counters for use with blacklist / whitelist rules. (Medford-only;
15104  * for use by SolarSecure apps, not directly by drivers. See SF-114946-SW.)
15105  * NOTE - this message definition is provisional. It has not yet been used in
15106  * any released code and may change during development. This note will be
15107  * removed once it is regarded as stable.
15108  */
15109 #define MC_CMD_SECURITY_RULE_COUNTER_ALLOC 0x112
15110 #undef  MC_CMD_0x112_PRIVILEGE_CTG
15111
15112 #define MC_CMD_0x112_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
15113
15114 /* MC_CMD_SECURITY_RULE_COUNTER_ALLOC_IN msgrequest */
15115 #define MC_CMD_SECURITY_RULE_COUNTER_ALLOC_IN_LEN 4
15116 /* the number of new counter IDs to request */
15117 #define MC_CMD_SECURITY_RULE_COUNTER_ALLOC_IN_NUM_COUNTERS_OFST 0
15118 #define MC_CMD_SECURITY_RULE_COUNTER_ALLOC_IN_NUM_COUNTERS_LEN 4
15119
15120 /* MC_CMD_SECURITY_RULE_COUNTER_ALLOC_OUT msgresponse */
15121 #define MC_CMD_SECURITY_RULE_COUNTER_ALLOC_OUT_LENMIN 4
15122 #define MC_CMD_SECURITY_RULE_COUNTER_ALLOC_OUT_LENMAX 252
15123 #define MC_CMD_SECURITY_RULE_COUNTER_ALLOC_OUT_LEN(num) (4+4*(num))
15124 /* the number of new counter IDs allocated (may be less than the number
15125  * requested if resources are unavailable)
15126  */
15127 #define MC_CMD_SECURITY_RULE_COUNTER_ALLOC_OUT_NUM_COUNTERS_OFST 0
15128 #define MC_CMD_SECURITY_RULE_COUNTER_ALLOC_OUT_NUM_COUNTERS_LEN 4
15129 /* new counter ID(s) */
15130 #define MC_CMD_SECURITY_RULE_COUNTER_ALLOC_OUT_COUNTER_ID_OFST 4
15131 #define MC_CMD_SECURITY_RULE_COUNTER_ALLOC_OUT_COUNTER_ID_LEN 4
15132 #define MC_CMD_SECURITY_RULE_COUNTER_ALLOC_OUT_COUNTER_ID_MINNUM 0
15133 #define MC_CMD_SECURITY_RULE_COUNTER_ALLOC_OUT_COUNTER_ID_MAXNUM 62
15134
15135
15136 /***********************************/
15137 /* MC_CMD_SECURITY_RULE_COUNTER_FREE
15138  * Allocate counters for use with blacklist / whitelist rules. (Medford-only;
15139  * for use by SolarSecure apps, not directly by drivers. See SF-114946-SW.)
15140  * NOTE - this message definition is provisional. It has not yet been used in
15141  * any released code and may change during development. This note will be
15142  * removed once it is regarded as stable.
15143  */
15144 #define MC_CMD_SECURITY_RULE_COUNTER_FREE 0x113
15145 #undef  MC_CMD_0x113_PRIVILEGE_CTG
15146
15147 #define MC_CMD_0x113_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
15148
15149 /* MC_CMD_SECURITY_RULE_COUNTER_FREE_IN msgrequest */
15150 #define MC_CMD_SECURITY_RULE_COUNTER_FREE_IN_LENMIN 4
15151 #define MC_CMD_SECURITY_RULE_COUNTER_FREE_IN_LENMAX 252
15152 #define MC_CMD_SECURITY_RULE_COUNTER_FREE_IN_LEN(num) (4+4*(num))
15153 /* the number of counter IDs to free */
15154 #define MC_CMD_SECURITY_RULE_COUNTER_FREE_IN_NUM_COUNTERS_OFST 0
15155 #define MC_CMD_SECURITY_RULE_COUNTER_FREE_IN_NUM_COUNTERS_LEN 4
15156 /* the counter ID(s) to free */
15157 #define MC_CMD_SECURITY_RULE_COUNTER_FREE_IN_COUNTER_ID_OFST 4
15158 #define MC_CMD_SECURITY_RULE_COUNTER_FREE_IN_COUNTER_ID_LEN 4
15159 #define MC_CMD_SECURITY_RULE_COUNTER_FREE_IN_COUNTER_ID_MINNUM 0
15160 #define MC_CMD_SECURITY_RULE_COUNTER_FREE_IN_COUNTER_ID_MAXNUM 62
15161
15162 /* MC_CMD_SECURITY_RULE_COUNTER_FREE_OUT msgresponse */
15163 #define MC_CMD_SECURITY_RULE_COUNTER_FREE_OUT_LEN 0
15164
15165
15166 /***********************************/
15167 /* MC_CMD_SUBNET_MAP_SET_NODE
15168  * Atomically update a trie node in the map of subnets to subnet IDs. The
15169  * constants in the descriptions of the fields of this message may be retrieved
15170  * by the GET_SECURITY_RULE_INFO op of MC_CMD_GET_PARSER_DISP_INFO. (Medford-
15171  * only; for use by SolarSecure apps, not directly by drivers. See
15172  * SF-114946-SW.) NOTE - this message definition is provisional. It has not yet
15173  * been used in any released code and may change during development. This note
15174  * will be removed once it is regarded as stable.
15175  */
15176 #define MC_CMD_SUBNET_MAP_SET_NODE 0x114
15177 #undef  MC_CMD_0x114_PRIVILEGE_CTG
15178
15179 #define MC_CMD_0x114_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
15180
15181 /* MC_CMD_SUBNET_MAP_SET_NODE_IN msgrequest */
15182 #define MC_CMD_SUBNET_MAP_SET_NODE_IN_LENMIN 6
15183 #define MC_CMD_SUBNET_MAP_SET_NODE_IN_LENMAX 252
15184 #define MC_CMD_SUBNET_MAP_SET_NODE_IN_LEN(num) (4+2*(num))
15185 /* node to update in the range 0 .. SUBNET_MAP_NUM_NODES-1 */
15186 #define MC_CMD_SUBNET_MAP_SET_NODE_IN_NODE_ID_OFST 0
15187 #define MC_CMD_SUBNET_MAP_SET_NODE_IN_NODE_ID_LEN 4
15188 /* SUBNET_MAP_NUM_ENTRIES_PER_NODE new entries; each entry is either a pointer
15189  * to the next node, expressed as an offset in the trie memory (i.e. node ID
15190  * multiplied by SUBNET_MAP_NUM_ENTRIES_PER_NODE), or a leaf value in the range
15191  * SUBNET_ID_MIN .. SUBNET_ID_MAX
15192  */
15193 #define MC_CMD_SUBNET_MAP_SET_NODE_IN_ENTRY_OFST 4
15194 #define MC_CMD_SUBNET_MAP_SET_NODE_IN_ENTRY_LEN 2
15195 #define MC_CMD_SUBNET_MAP_SET_NODE_IN_ENTRY_MINNUM 1
15196 #define MC_CMD_SUBNET_MAP_SET_NODE_IN_ENTRY_MAXNUM 124
15197
15198 /* MC_CMD_SUBNET_MAP_SET_NODE_OUT msgresponse */
15199 #define MC_CMD_SUBNET_MAP_SET_NODE_OUT_LEN 0
15200
15201 /* PORTRANGE_TREE_ENTRY structuredef */
15202 #define PORTRANGE_TREE_ENTRY_LEN 4
15203 /* key for branch nodes (<= key takes left branch, > key takes right branch),
15204  * or magic value for leaf nodes
15205  */
15206 #define PORTRANGE_TREE_ENTRY_BRANCH_KEY_OFST 0
15207 #define PORTRANGE_TREE_ENTRY_BRANCH_KEY_LEN 2
15208 #define PORTRANGE_TREE_ENTRY_LEAF_NODE_KEY 0xffff /* enum */
15209 #define PORTRANGE_TREE_ENTRY_BRANCH_KEY_LBN 0
15210 #define PORTRANGE_TREE_ENTRY_BRANCH_KEY_WIDTH 16
15211 /* final portrange ID for leaf nodes (don't care for branch nodes) */
15212 #define PORTRANGE_TREE_ENTRY_LEAF_PORTRANGE_ID_OFST 2
15213 #define PORTRANGE_TREE_ENTRY_LEAF_PORTRANGE_ID_LEN 2
15214 #define PORTRANGE_TREE_ENTRY_LEAF_PORTRANGE_ID_LBN 16
15215 #define PORTRANGE_TREE_ENTRY_LEAF_PORTRANGE_ID_WIDTH 16
15216
15217
15218 /***********************************/
15219 /* MC_CMD_REMOTE_PORTRANGE_MAP_SET_TREE
15220  * Atomically update the entire tree mapping remote port ranges to portrange
15221  * IDs. The constants in the descriptions of the fields of this message may be
15222  * retrieved by the GET_SECURITY_RULE_INFO op of MC_CMD_GET_PARSER_DISP_INFO.
15223  * (Medford-only; for use by SolarSecure apps, not directly by drivers. See
15224  * SF-114946-SW.) NOTE - this message definition is provisional. It has not yet
15225  * been used in any released code and may change during development. This note
15226  * will be removed once it is regarded as stable.
15227  */
15228 #define MC_CMD_REMOTE_PORTRANGE_MAP_SET_TREE 0x115
15229 #undef  MC_CMD_0x115_PRIVILEGE_CTG
15230
15231 #define MC_CMD_0x115_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
15232
15233 /* MC_CMD_REMOTE_PORTRANGE_MAP_SET_TREE_IN msgrequest */
15234 #define MC_CMD_REMOTE_PORTRANGE_MAP_SET_TREE_IN_LENMIN 4
15235 #define MC_CMD_REMOTE_PORTRANGE_MAP_SET_TREE_IN_LENMAX 252
15236 #define MC_CMD_REMOTE_PORTRANGE_MAP_SET_TREE_IN_LEN(num) (0+4*(num))
15237 /* PORTRANGE_TREE_NUM_ENTRIES new entries, each laid out as a
15238  * PORTRANGE_TREE_ENTRY
15239  */
15240 #define MC_CMD_REMOTE_PORTRANGE_MAP_SET_TREE_IN_ENTRIES_OFST 0
15241 #define MC_CMD_REMOTE_PORTRANGE_MAP_SET_TREE_IN_ENTRIES_LEN 4
15242 #define MC_CMD_REMOTE_PORTRANGE_MAP_SET_TREE_IN_ENTRIES_MINNUM 1
15243 #define MC_CMD_REMOTE_PORTRANGE_MAP_SET_TREE_IN_ENTRIES_MAXNUM 63
15244
15245 /* MC_CMD_REMOTE_PORTRANGE_MAP_SET_TREE_OUT msgresponse */
15246 #define MC_CMD_REMOTE_PORTRANGE_MAP_SET_TREE_OUT_LEN 0
15247
15248
15249 /***********************************/
15250 /* MC_CMD_LOCAL_PORTRANGE_MAP_SET_TREE
15251  * Atomically update the entire tree mapping remote port ranges to portrange
15252  * IDs. The constants in the descriptions of the fields of this message may be
15253  * retrieved by the GET_SECURITY_RULE_INFO op of MC_CMD_GET_PARSER_DISP_INFO.
15254  * (Medford-only; for use by SolarSecure apps, not directly by drivers. See
15255  * SF-114946-SW.) NOTE - this message definition is provisional. It has not yet
15256  * been used in any released code and may change during development. This note
15257  * will be removed once it is regarded as stable.
15258  */
15259 #define MC_CMD_LOCAL_PORTRANGE_MAP_SET_TREE 0x116
15260 #undef  MC_CMD_0x116_PRIVILEGE_CTG
15261
15262 #define MC_CMD_0x116_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
15263
15264 /* MC_CMD_LOCAL_PORTRANGE_MAP_SET_TREE_IN msgrequest */
15265 #define MC_CMD_LOCAL_PORTRANGE_MAP_SET_TREE_IN_LENMIN 4
15266 #define MC_CMD_LOCAL_PORTRANGE_MAP_SET_TREE_IN_LENMAX 252
15267 #define MC_CMD_LOCAL_PORTRANGE_MAP_SET_TREE_IN_LEN(num) (0+4*(num))
15268 /* PORTRANGE_TREE_NUM_ENTRIES new entries, each laid out as a
15269  * PORTRANGE_TREE_ENTRY
15270  */
15271 #define MC_CMD_LOCAL_PORTRANGE_MAP_SET_TREE_IN_ENTRIES_OFST 0
15272 #define MC_CMD_LOCAL_PORTRANGE_MAP_SET_TREE_IN_ENTRIES_LEN 4
15273 #define MC_CMD_LOCAL_PORTRANGE_MAP_SET_TREE_IN_ENTRIES_MINNUM 1
15274 #define MC_CMD_LOCAL_PORTRANGE_MAP_SET_TREE_IN_ENTRIES_MAXNUM 63
15275
15276 /* MC_CMD_LOCAL_PORTRANGE_MAP_SET_TREE_OUT msgresponse */
15277 #define MC_CMD_LOCAL_PORTRANGE_MAP_SET_TREE_OUT_LEN 0
15278
15279 /* TUNNEL_ENCAP_UDP_PORT_ENTRY structuredef */
15280 #define TUNNEL_ENCAP_UDP_PORT_ENTRY_LEN 4
15281 /* UDP port (the standard ports are named below but any port may be used) */
15282 #define TUNNEL_ENCAP_UDP_PORT_ENTRY_UDP_PORT_OFST 0
15283 #define TUNNEL_ENCAP_UDP_PORT_ENTRY_UDP_PORT_LEN 2
15284 /* enum: the IANA allocated UDP port for VXLAN */
15285 #define TUNNEL_ENCAP_UDP_PORT_ENTRY_IANA_VXLAN_UDP_PORT 0x12b5
15286 /* enum: the IANA allocated UDP port for Geneve */
15287 #define TUNNEL_ENCAP_UDP_PORT_ENTRY_IANA_GENEVE_UDP_PORT 0x17c1
15288 #define TUNNEL_ENCAP_UDP_PORT_ENTRY_UDP_PORT_LBN 0
15289 #define TUNNEL_ENCAP_UDP_PORT_ENTRY_UDP_PORT_WIDTH 16
15290 /* tunnel encapsulation protocol (only those named below are supported) */
15291 #define TUNNEL_ENCAP_UDP_PORT_ENTRY_PROTOCOL_OFST 2
15292 #define TUNNEL_ENCAP_UDP_PORT_ENTRY_PROTOCOL_LEN 2
15293 /* enum: This port will be used for VXLAN on both IPv4 and IPv6 */
15294 #define TUNNEL_ENCAP_UDP_PORT_ENTRY_VXLAN 0x0
15295 /* enum: This port will be used for Geneve on both IPv4 and IPv6 */
15296 #define TUNNEL_ENCAP_UDP_PORT_ENTRY_GENEVE 0x1
15297 #define TUNNEL_ENCAP_UDP_PORT_ENTRY_PROTOCOL_LBN 16
15298 #define TUNNEL_ENCAP_UDP_PORT_ENTRY_PROTOCOL_WIDTH 16
15299
15300
15301 /***********************************/
15302 /* MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS
15303  * Configure UDP ports for tunnel encapsulation hardware acceleration. The
15304  * parser-dispatcher will attempt to parse traffic on these ports as tunnel
15305  * encapsulation PDUs and filter them using the tunnel encapsulation filter
15306  * chain rather than the standard filter chain. Note that this command can
15307  * cause all functions to see a reset. (Available on Medford only.)
15308  */
15309 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS 0x117
15310 #undef  MC_CMD_0x117_PRIVILEGE_CTG
15311
15312 #define MC_CMD_0x117_PRIVILEGE_CTG SRIOV_CTG_ADMIN
15313
15314 /* MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_IN msgrequest */
15315 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_IN_LENMIN 4
15316 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_IN_LENMAX 68
15317 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_IN_LEN(num) (4+4*(num))
15318 /* Flags */
15319 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_IN_FLAGS_OFST 0
15320 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_IN_FLAGS_LEN 2
15321 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_IN_UNLOADING_LBN 0
15322 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_IN_UNLOADING_WIDTH 1
15323 /* The number of entries in the ENTRIES array */
15324 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_IN_NUM_ENTRIES_OFST 2
15325 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_IN_NUM_ENTRIES_LEN 2
15326 /* Entries defining the UDP port to protocol mapping, each laid out as a
15327  * TUNNEL_ENCAP_UDP_PORT_ENTRY
15328  */
15329 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_IN_ENTRIES_OFST 4
15330 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_IN_ENTRIES_LEN 4
15331 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_IN_ENTRIES_MINNUM 0
15332 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_IN_ENTRIES_MAXNUM 16
15333
15334 /* MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_OUT msgresponse */
15335 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_OUT_LEN 2
15336 /* Flags */
15337 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_OUT_FLAGS_OFST 0
15338 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_OUT_FLAGS_LEN 2
15339 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_OUT_RESETTING_LBN 0
15340 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_OUT_RESETTING_WIDTH 1
15341
15342
15343 /***********************************/
15344 /* MC_CMD_RX_BALANCING
15345  * Configure a port upconverter to distribute the packets on both RX engines.
15346  * Packets are distributed based on a table with the destination vFIFO. The
15347  * index of the table is a hash of source and destination of IPV4 and VLAN
15348  * priority.
15349  */
15350 #define MC_CMD_RX_BALANCING 0x118
15351 #undef  MC_CMD_0x118_PRIVILEGE_CTG
15352
15353 #define MC_CMD_0x118_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
15354
15355 /* MC_CMD_RX_BALANCING_IN msgrequest */
15356 #define MC_CMD_RX_BALANCING_IN_LEN 16
15357 /* The RX port whose upconverter table will be modified */
15358 #define MC_CMD_RX_BALANCING_IN_PORT_OFST 0
15359 #define MC_CMD_RX_BALANCING_IN_PORT_LEN 4
15360 /* The VLAN priority associated to the table index and vFIFO */
15361 #define MC_CMD_RX_BALANCING_IN_PRIORITY_OFST 4
15362 #define MC_CMD_RX_BALANCING_IN_PRIORITY_LEN 4
15363 /* The resulting bit of SRC^DST for indexing the table */
15364 #define MC_CMD_RX_BALANCING_IN_SRC_DST_OFST 8
15365 #define MC_CMD_RX_BALANCING_IN_SRC_DST_LEN 4
15366 /* The RX engine to which the vFIFO in the table entry will point to */
15367 #define MC_CMD_RX_BALANCING_IN_ENG_OFST 12
15368 #define MC_CMD_RX_BALANCING_IN_ENG_LEN 4
15369
15370 /* MC_CMD_RX_BALANCING_OUT msgresponse */
15371 #define MC_CMD_RX_BALANCING_OUT_LEN 0
15372
15373
15374 /***********************************/
15375 /* MC_CMD_TSA_BIND
15376  * TSAN - TSAC binding communication protocol. Refer to SF-115479-TC for more
15377  * info in respect to the binding protocol.
15378  */
15379 #define MC_CMD_TSA_BIND 0x119
15380 #undef  MC_CMD_0x119_PRIVILEGE_CTG
15381
15382 #define MC_CMD_0x119_PRIVILEGE_CTG SRIOV_CTG_ADMIN
15383
15384 /* MC_CMD_TSA_BIND_IN msgrequest: Protocol operation code */
15385 #define MC_CMD_TSA_BIND_IN_LEN 4
15386 #define MC_CMD_TSA_BIND_IN_OP_OFST 0
15387 #define MC_CMD_TSA_BIND_IN_OP_LEN 4
15388 /* enum: Obsolete. Use MC_CMD_SECURE_NIC_INFO_IN_STATUS. */
15389 #define MC_CMD_TSA_BIND_OP_GET_ID 0x1
15390 /* enum: Get a binding ticket from the TSAN. The binding ticket is used as part
15391  * of the binding procedure to authorize the binding of an adapter to a TSAID.
15392  * Refer to SF-114946-SW for more information. This sub-command is only
15393  * available over a TLS secure connection between the TSAN and TSAC.
15394  */
15395 #define MC_CMD_TSA_BIND_OP_GET_TICKET 0x2
15396 /* enum: Opcode associated with the propagation of a private key that TSAN uses
15397  * as part of post-binding authentication procedure. More specifically, TSAN
15398  * uses this key for a signing operation. TSAC uses the counterpart public key
15399  * to verify the signature. Note - The post-binding authentication occurs when
15400  * the TSAN-TSAC connection terminates and TSAN tries to reconnect. Refer to
15401  * SF-114946-SW for more information. This sub-command is only available over a
15402  * TLS secure connection between the TSAN and TSAC.
15403  */
15404 #define MC_CMD_TSA_BIND_OP_SET_KEY 0x3
15405 /* enum: Request an insecure unbinding operation. This sub-command is available
15406  * for any privileged client.
15407  */
15408 #define MC_CMD_TSA_BIND_OP_UNBIND 0x4
15409 /* enum: Obsolete. Use MC_CMD_TSA_BIND_OP_SECURE_UNBIND. */
15410 #define MC_CMD_TSA_BIND_OP_UNBIND_EXT 0x5
15411 /* enum: Opcode associated with the propagation of the unbinding secret token.
15412  * TSAN persists the unbinding secret token. Refer to SF-115479-TC for more
15413  * information. This sub-command is only available over a TLS secure connection
15414  * between the TSAN and TSAC.
15415  */
15416 #define MC_CMD_TSA_BIND_OP_SET_UNBINDTOKEN 0x6
15417 /* enum: Obsolete. Use MC_CMD_TSA_BIND_OP_SECURE_DECOMMISSION. */
15418 #define MC_CMD_TSA_BIND_OP_DECOMMISSION 0x7
15419 /* enum: Obsolete. Use MC_CMD_GET_CERTIFICATE. */
15420 #define MC_CMD_TSA_BIND_OP_GET_CERTIFICATE 0x8
15421 /* enum: Request a secure unbinding operation using unbinding token. This sub-
15422  * command is available for any privileged client.
15423  */
15424 #define MC_CMD_TSA_BIND_OP_SECURE_UNBIND 0x9
15425 /* enum: Request a secure decommissioning operation. This sub-command is
15426  * available for any privileged client.
15427  */
15428 #define MC_CMD_TSA_BIND_OP_SECURE_DECOMMISSION 0xa
15429 /* enum: Test facility that allows an adapter to be configured to behave as if
15430  * Bound to a TSA controller with restricted MCDI administrator operations.
15431  * This operation is primarily intended to aid host driver development.
15432  */
15433 #define MC_CMD_TSA_BIND_OP_TEST_MCDI 0xb
15434
15435 /* MC_CMD_TSA_BIND_IN_GET_ID msgrequest: Obsolete. Use
15436  * MC_CMD_SECURE_NIC_INFO_IN_STATUS.
15437  */
15438 #define MC_CMD_TSA_BIND_IN_GET_ID_LEN 20
15439 /* The operation requested. */
15440 #define MC_CMD_TSA_BIND_IN_GET_ID_OP_OFST 0
15441 #define MC_CMD_TSA_BIND_IN_GET_ID_OP_LEN 4
15442 /* Cryptographic nonce that TSAC generates and sends to TSAN. TSAC generates
15443  * the nonce every time as part of the TSAN post-binding authentication
15444  * procedure when the TSAN-TSAC connection terminates and TSAN does need to re-
15445  * connect to the TSAC. Refer to SF-114946-SW for more information.
15446  */
15447 #define MC_CMD_TSA_BIND_IN_GET_ID_NONCE_OFST 4
15448 #define MC_CMD_TSA_BIND_IN_GET_ID_NONCE_LEN 16
15449
15450 /* MC_CMD_TSA_BIND_IN_GET_TICKET msgrequest */
15451 #define MC_CMD_TSA_BIND_IN_GET_TICKET_LEN 4
15452 /* The operation requested. */
15453 #define MC_CMD_TSA_BIND_IN_GET_TICKET_OP_OFST 0
15454 #define MC_CMD_TSA_BIND_IN_GET_TICKET_OP_LEN 4
15455
15456 /* MC_CMD_TSA_BIND_IN_SET_KEY msgrequest */
15457 #define MC_CMD_TSA_BIND_IN_SET_KEY_LENMIN 5
15458 #define MC_CMD_TSA_BIND_IN_SET_KEY_LENMAX 252
15459 #define MC_CMD_TSA_BIND_IN_SET_KEY_LEN(num) (4+1*(num))
15460 /* The operation requested. */
15461 #define MC_CMD_TSA_BIND_IN_SET_KEY_OP_OFST 0
15462 #define MC_CMD_TSA_BIND_IN_SET_KEY_OP_LEN 4
15463 /* This data blob contains the private key generated by the TSAC. TSAN uses
15464  * this key for a signing operation. Note- This private key is used in
15465  * conjunction with the post-binding TSAN authentication procedure that occurs
15466  * when the TSAN-TSAC connection terminates and TSAN tries to reconnect. Refer
15467  * to SF-114946-SW for more information.
15468  */
15469 #define MC_CMD_TSA_BIND_IN_SET_KEY_DATKEY_OFST 4
15470 #define MC_CMD_TSA_BIND_IN_SET_KEY_DATKEY_LEN 1
15471 #define MC_CMD_TSA_BIND_IN_SET_KEY_DATKEY_MINNUM 1
15472 #define MC_CMD_TSA_BIND_IN_SET_KEY_DATKEY_MAXNUM 248
15473
15474 /* MC_CMD_TSA_BIND_IN_UNBIND msgrequest: Request an insecure unbinding
15475  * operation.
15476  */
15477 #define MC_CMD_TSA_BIND_IN_UNBIND_LEN 10
15478 /* The operation requested. */
15479 #define MC_CMD_TSA_BIND_IN_UNBIND_OP_OFST 0
15480 #define MC_CMD_TSA_BIND_IN_UNBIND_OP_LEN 4
15481 /* TSAN unique identifier for the network adapter */
15482 #define MC_CMD_TSA_BIND_IN_UNBIND_TSANID_OFST 4
15483 #define MC_CMD_TSA_BIND_IN_UNBIND_TSANID_LEN 6
15484
15485 /* MC_CMD_TSA_BIND_IN_UNBIND_EXT msgrequest: Obsolete. Use
15486  * MC_CMD_TSA_BIND_IN_SECURE_UNBIND.
15487  */
15488 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_LENMIN 93
15489 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_LENMAX 252
15490 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_LEN(num) (92+1*(num))
15491 /* The operation requested. */
15492 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_OP_OFST 0
15493 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_OP_LEN 4
15494 /* TSAN unique identifier for the network adapter */
15495 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_TSANID_OFST 4
15496 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_TSANID_LEN 6
15497 /* Align the arguments to 32 bits */
15498 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_TSANID_RSVD_OFST 10
15499 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_TSANID_RSVD_LEN 2
15500 /* This attribute identifies the TSA infrastructure domain. The length of the
15501  * TSAID attribute is limited to 64 bytes. This is how TSA SDK defines the max
15502  * length. Note- The TSAID is the Organizational Unit Name filed as part of the
15503  * root and server certificates.
15504  */
15505 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_TSAID_OFST 12
15506 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_TSAID_LEN 1
15507 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_TSAID_NUM 64
15508 /* Unbinding secret token. The adapter validates this unbinding token by
15509  * comparing it against the one stored on the adapter as part of the
15510  * MC_CMD_TSA_BIND_IN_SET_UNBINDTOKEN msgrequest. Refer to SF-115479-TC for
15511  * more information.
15512  */
15513 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_UNBINDTOKEN_OFST 76
15514 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_UNBINDTOKEN_LEN 16
15515 /* This is the signature of the above mentioned fields- TSANID, TSAID and
15516  * UNBINDTOKEN. As per current requirements, the SIG opaque data blob contains
15517  * ECDSA ECC-384 based signature. The ECC curve is secp384r1. The signature is
15518  * also ASN-1 encoded. Note- The signature is verified based on the public key
15519  * stored into the root certificate that is provisioned on the adapter side.
15520  * This key is known as the PUKtsaid. Refer to SF-115479-TC for more
15521  * information.
15522  */
15523 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_SIG_OFST 92
15524 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_SIG_LEN 1
15525 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_SIG_MINNUM 1
15526 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_SIG_MAXNUM 160
15527
15528 /* MC_CMD_TSA_BIND_IN_SET_UNBINDTOKEN msgrequest */
15529 #define MC_CMD_TSA_BIND_IN_SET_UNBINDTOKEN_LEN 20
15530 /* The operation requested. */
15531 #define MC_CMD_TSA_BIND_IN_SET_UNBINDTOKEN_OP_OFST 0
15532 #define MC_CMD_TSA_BIND_IN_SET_UNBINDTOKEN_OP_LEN 4
15533 /* Unbinding secret token. TSAN persists the unbinding secret token. Refer to
15534  * SF-115479-TC for more information.
15535  */
15536 #define MC_CMD_TSA_BIND_IN_SET_UNBINDTOKEN_UNBINDTOKEN_OFST 4
15537 #define MC_CMD_TSA_BIND_IN_SET_UNBINDTOKEN_UNBINDTOKEN_LEN 16
15538 /* enum: There are situations when the binding process does not complete
15539  * successfully due to key, other attributes corruption at the database level
15540  * (Controller). Adapter can't connect to the controller anymore. To recover,
15541  * make usage of the decommission command that forces the adapter into
15542  * unbinding state.
15543  */
15544 #define MC_CMD_TSA_BIND_IN_SET_UNBINDTOKEN_ADAPTER_BINDING_FAILURE 0x1
15545
15546 /* MC_CMD_TSA_BIND_IN_DECOMMISSION msgrequest: Obsolete. Use
15547  * MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION.
15548  */
15549 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_LENMIN 109
15550 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_LENMAX 252
15551 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_LEN(num) (108+1*(num))
15552 /* This is the signature of the above mentioned fields- TSAID, USER and REASON.
15553  * As per current requirements, the SIG opaque data blob contains ECDSA ECC-384
15554  * based signature. The ECC curve is secp384r1. The signature is also ASN-1
15555  * encoded . Note- The signature is verified based on the public key stored
15556  * into the root certificate that is provisioned on the adapter side. This key
15557  * is known as the PUKtsaid. Refer to SF-115479-TC for more information.
15558  */
15559 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_SIG_OFST 108
15560 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_SIG_LEN 1
15561 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_SIG_MINNUM 1
15562 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_SIG_MAXNUM 144
15563 /* The operation requested. */
15564 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_OP_OFST 0
15565 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_OP_LEN 4
15566 /* This attribute identifies the TSA infrastructure domain. The length of the
15567  * TSAID attribute is limited to 64 bytes. This is how TSA SDK defines the max
15568  * length. Note- The TSAID is the Organizational Unit Name filed as part of the
15569  * root and server certificates.
15570  */
15571 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_TSAID_OFST 4
15572 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_TSAID_LEN 1
15573 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_TSAID_NUM 64
15574 /* User ID that comes, as an example, from the Controller. Note- The 33 byte
15575  * length of this attribute is max length of the linux user name plus null
15576  * character.
15577  */
15578 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_USER_OFST 68
15579 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_USER_LEN 1
15580 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_USER_NUM 33
15581 /* Align the arguments to 32 bits */
15582 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_USER_RSVD_OFST 101
15583 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_USER_RSVD_LEN 3
15584 /* Reason of why decommissioning happens Note- The list of reasons, defined as
15585  * part of the enumeration below, can be extended.
15586  */
15587 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_REASON_OFST 104
15588 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_REASON_LEN 4
15589
15590 /* MC_CMD_TSA_BIND_IN_GET_CERTIFICATE msgrequest: Obsolete. Use
15591  * MC_CMD_GET_CERTIFICATE.
15592  */
15593 #define MC_CMD_TSA_BIND_IN_GET_CERTIFICATE_LEN 8
15594 /* The operation requested, must be MC_CMD_TSA_BIND_OP_GET_CERTIFICATE. */
15595 #define MC_CMD_TSA_BIND_IN_GET_CERTIFICATE_OP_OFST 0
15596 #define MC_CMD_TSA_BIND_IN_GET_CERTIFICATE_OP_LEN 4
15597 /* Type of the certificate to be retrieved. */
15598 #define MC_CMD_TSA_BIND_IN_GET_CERTIFICATE_TYPE_OFST 4
15599 #define MC_CMD_TSA_BIND_IN_GET_CERTIFICATE_TYPE_LEN 4
15600 #define MC_CMD_TSA_BIND_IN_GET_CERTIFICATE_UNUSED 0x0 /* enum */
15601 /* enum: Adapter Authentication Certificate (AAC). The AAC is used by the
15602  * controller to verify the authenticity of the adapter.
15603  */
15604 #define MC_CMD_TSA_BIND_IN_GET_CERTIFICATE_AAC 0x1
15605 /* enum: Adapter Authentication Signing Certificate (AASC). The AASC is used by
15606  * the controller to verify the validity of AAC.
15607  */
15608 #define MC_CMD_TSA_BIND_IN_GET_CERTIFICATE_AASC 0x2
15609
15610 /* MC_CMD_TSA_BIND_IN_SECURE_UNBIND msgrequest: Request a secure unbinding
15611  * operation using unbinding token.
15612  */
15613 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_LENMIN 97
15614 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_LENMAX 200
15615 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_LEN(num) (96+1*(num))
15616 /* The operation requested, must be MC_CMD_TSA_BIND_OP_SECURE_UNBIND. */
15617 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_OP_OFST 0
15618 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_OP_LEN 4
15619 /* Type of the message. (MESSAGE_TYPE_xxx) Must be
15620  * MESSAGE_TYPE_TSA_SECURE_UNBIND.
15621  */
15622 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_MESSAGE_TYPE_OFST 4
15623 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_MESSAGE_TYPE_LEN 4
15624 /* TSAN unique identifier for the network adapter */
15625 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_TSANID_OFST 8
15626 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_TSANID_LEN 6
15627 /* Align the arguments to 32 bits */
15628 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_TSANID_RSVD_OFST 14
15629 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_TSANID_RSVD_LEN 2
15630 /* A NUL padded US-ASCII string identifying the TSA infrastructure domain. This
15631  * field is for information only, and not used by the firmware. Note- The TSAID
15632  * is the Organizational Unit Name field as part of the root and server
15633  * certificates.
15634  */
15635 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_TSAID_OFST 16
15636 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_TSAID_LEN 1
15637 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_TSAID_NUM 64
15638 /* Unbinding secret token. The adapter validates this unbinding token by
15639  * comparing it against the one stored on the adapter as part of the
15640  * MC_CMD_TSA_BIND_IN_SET_UNBINDTOKEN msgrequest. Refer to SF-115479-TC for
15641  * more information.
15642  */
15643 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_UNBINDTOKEN_OFST 80
15644 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_UNBINDTOKEN_LEN 16
15645 /* The signature computed and encoded as specified by MESSAGE_TYPE. */
15646 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_SIG_OFST 96
15647 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_SIG_LEN 1
15648 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_SIG_MINNUM 1
15649 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_SIG_MAXNUM 104
15650
15651 /* MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION msgrequest: Request a secure
15652  * decommissioning operation.
15653  */
15654 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_LENMIN 113
15655 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_LENMAX 216
15656 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_LEN(num) (112+1*(num))
15657 /* The operation requested, must be MC_CMD_TSA_BIND_OP_SECURE_DECOMMISSION. */
15658 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_OP_OFST 0
15659 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_OP_LEN 4
15660 /* Type of the message. (MESSAGE_TYPE_xxx) Must be
15661  * MESSAGE_TYPE_SECURE_DECOMMISSION.
15662  */
15663 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_MESSAGE_TYPE_OFST 4
15664 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_MESSAGE_TYPE_LEN 4
15665 /* A NUL padded US-ASCII string identifying the TSA infrastructure domain. This
15666  * field is for information only, and not used by the firmware. Note- The TSAID
15667  * is the Organizational Unit Name field as part of the root and server
15668  * certificates.
15669  */
15670 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_TSAID_OFST 8
15671 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_TSAID_LEN 1
15672 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_TSAID_NUM 64
15673 /* A NUL padded US-ASCII string containing user name of the creator of the
15674  * decommissioning ticket. This field is for information only, and not used by
15675  * the firmware.
15676  */
15677 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_USER_OFST 72
15678 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_USER_LEN 1
15679 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_USER_NUM 36
15680 /* Reason of why decommissioning happens */
15681 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_REASON_OFST 108
15682 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_REASON_LEN 4
15683 /* enum: There are situations when the binding process does not complete
15684  * successfully due to key, other attributes corruption at the database level
15685  * (Controller). Adapter can't connect to the controller anymore. To recover,
15686  * use the decommission command to force the adapter into unbound state.
15687  */
15688 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_ADAPTER_BINDING_FAILURE 0x1
15689 /* The signature computed and encoded as specified by MESSAGE_TYPE. */
15690 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_SIG_OFST 112
15691 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_SIG_LEN 1
15692 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_SIG_MINNUM 1
15693 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_SIG_MAXNUM 104
15694
15695 /* MC_CMD_TSA_BIND_IN_TEST_MCDI msgrequest: Test mode that emulates MCDI
15696  * interface restrictions of a bound adapter. This operation is intended for
15697  * test use on adapters that are not deployed and bound to a TSA Controller.
15698  * Using it on a Bound adapter will succeed but will not alter the MCDI
15699  * privileges as MCDI operations will already be restricted.
15700  */
15701 #define MC_CMD_TSA_BIND_IN_TEST_MCDI_LEN 8
15702 /* The operation requested must be MC_CMD_TSA_BIND_OP_TEST_MCDI. */
15703 #define MC_CMD_TSA_BIND_IN_TEST_MCDI_OP_OFST 0
15704 #define MC_CMD_TSA_BIND_IN_TEST_MCDI_OP_LEN 4
15705 /* Enable or disable emulation of bound adapter */
15706 #define MC_CMD_TSA_BIND_IN_TEST_MCDI_CTRL_OFST 4
15707 #define MC_CMD_TSA_BIND_IN_TEST_MCDI_CTRL_LEN 4
15708 #define MC_CMD_TSA_BIND_IN_TEST_MCDI_DISABLE 0x0 /* enum */
15709 #define MC_CMD_TSA_BIND_IN_TEST_MCDI_ENABLE 0x1 /* enum */
15710
15711 /* MC_CMD_TSA_BIND_OUT_GET_ID msgresponse: Obsolete. Use
15712  * MC_CMD_SECURE_NIC_INFO_OUT_STATUS.
15713  */
15714 #define MC_CMD_TSA_BIND_OUT_GET_ID_LENMIN 15
15715 #define MC_CMD_TSA_BIND_OUT_GET_ID_LENMAX 252
15716 #define MC_CMD_TSA_BIND_OUT_GET_ID_LEN(num) (14+1*(num))
15717 /* The protocol operation code MC_CMD_TSA_BIND_OP_GET_ID that is sent back to
15718  * the caller.
15719  */
15720 #define MC_CMD_TSA_BIND_OUT_GET_ID_OP_OFST 0
15721 #define MC_CMD_TSA_BIND_OUT_GET_ID_OP_LEN 4
15722 /* Rules engine type. Note- The rules engine type allows TSAC to further
15723  * identify the connected endpoint (e.g. TSAN, NIC Emulator) type and take the
15724  * proper action accordingly. As an example, TSAC uses the rules engine type to
15725  * select the SF key that differs in the case of TSAN vs. NIC Emulator.
15726  */
15727 #define MC_CMD_TSA_BIND_OUT_GET_ID_RULE_ENGINE_OFST 4
15728 #define MC_CMD_TSA_BIND_OUT_GET_ID_RULE_ENGINE_LEN 4
15729 /* enum: Hardware rules engine. */
15730 #define MC_CMD_TSA_BIND_OUT_GET_ID_RULE_ENGINE_TSAN 0x1
15731 /* enum: Nic emulator rules engine. */
15732 #define MC_CMD_TSA_BIND_OUT_GET_ID_RULE_ENGINE_NEMU 0x2
15733 /* enum: SSFE. */
15734 #define MC_CMD_TSA_BIND_OUT_GET_ID_RULE_ENGINE_SSFE 0x3
15735 /* TSAN unique identifier for the network adapter */
15736 #define MC_CMD_TSA_BIND_OUT_GET_ID_TSANID_OFST 8
15737 #define MC_CMD_TSA_BIND_OUT_GET_ID_TSANID_LEN 6
15738 /* The signature data blob. The signature is computed against the message
15739  * formed by TSAN ID concatenated with the NONCE value. Refer to SF-115479-TC
15740  * for more information also in respect to the private keys that are used to
15741  * sign the message based on TSAN pre/post-binding authentication procedure.
15742  */
15743 #define MC_CMD_TSA_BIND_OUT_GET_ID_SIG_OFST 14
15744 #define MC_CMD_TSA_BIND_OUT_GET_ID_SIG_LEN 1
15745 #define MC_CMD_TSA_BIND_OUT_GET_ID_SIG_MINNUM 1
15746 #define MC_CMD_TSA_BIND_OUT_GET_ID_SIG_MAXNUM 238
15747
15748 /* MC_CMD_TSA_BIND_OUT_GET_TICKET msgresponse */
15749 #define MC_CMD_TSA_BIND_OUT_GET_TICKET_LENMIN 5
15750 #define MC_CMD_TSA_BIND_OUT_GET_TICKET_LENMAX 252
15751 #define MC_CMD_TSA_BIND_OUT_GET_TICKET_LEN(num) (4+1*(num))
15752 /* The protocol operation code MC_CMD_TSA_BIND_OP_GET_TICKET that is sent back
15753  * to the caller.
15754  */
15755 #define MC_CMD_TSA_BIND_OUT_GET_TICKET_OP_OFST 0
15756 #define MC_CMD_TSA_BIND_OUT_GET_TICKET_OP_LEN 4
15757 /* The ticket represents the data blob construct that TSAN sends to TSAC as
15758  * part of the binding protocol. From the TSAN perspective the ticket is an
15759  * opaque construct. For more info refer to SF-115479-TC.
15760  */
15761 #define MC_CMD_TSA_BIND_OUT_GET_TICKET_TICKET_OFST 4
15762 #define MC_CMD_TSA_BIND_OUT_GET_TICKET_TICKET_LEN 1
15763 #define MC_CMD_TSA_BIND_OUT_GET_TICKET_TICKET_MINNUM 1
15764 #define MC_CMD_TSA_BIND_OUT_GET_TICKET_TICKET_MAXNUM 248
15765
15766 /* MC_CMD_TSA_BIND_OUT_SET_KEY msgresponse */
15767 #define MC_CMD_TSA_BIND_OUT_SET_KEY_LEN 4
15768 /* The protocol operation code MC_CMD_TSA_BIND_OP_SET_KEY that is sent back to
15769  * the caller.
15770  */
15771 #define MC_CMD_TSA_BIND_OUT_SET_KEY_OP_OFST 0
15772 #define MC_CMD_TSA_BIND_OUT_SET_KEY_OP_LEN 4
15773
15774 /* MC_CMD_TSA_BIND_OUT_UNBIND msgresponse: Response to insecure unbind request.
15775  */
15776 #define MC_CMD_TSA_BIND_OUT_UNBIND_LEN 8
15777 /* Same as MC_CMD_ERR field, but included as 0 in success cases */
15778 #define MC_CMD_TSA_BIND_OUT_UNBIND_RESULT_OFST 0
15779 #define MC_CMD_TSA_BIND_OUT_UNBIND_RESULT_LEN 4
15780 /* Extra status information */
15781 #define MC_CMD_TSA_BIND_OUT_UNBIND_INFO_OFST 4
15782 #define MC_CMD_TSA_BIND_OUT_UNBIND_INFO_LEN 4
15783 /* enum: Unbind successful. */
15784 #define MC_CMD_TSA_BIND_OUT_UNBIND_OK_UNBOUND 0x0
15785 /* enum: TSANID mismatch */
15786 #define MC_CMD_TSA_BIND_OUT_UNBIND_ERR_BAD_TSANID 0x1
15787 /* enum: Unable to remove the binding ticket from persistent storage. */
15788 #define MC_CMD_TSA_BIND_OUT_UNBIND_ERR_REMOVE_TICKET 0x2
15789 /* enum: TSAN is not bound to a binding ticket. */
15790 #define MC_CMD_TSA_BIND_OUT_UNBIND_ERR_NOT_BOUND 0x3
15791
15792 /* MC_CMD_TSA_BIND_OUT_UNBIND_EXT msgresponse: Obsolete. Use
15793  * MC_CMD_TSA_BIND_OUT_SECURE_UNBIND.
15794  */
15795 #define MC_CMD_TSA_BIND_OUT_UNBIND_EXT_LEN 8
15796 /* Same as MC_CMD_ERR field, but included as 0 in success cases */
15797 #define MC_CMD_TSA_BIND_OUT_UNBIND_EXT_RESULT_OFST 0
15798 #define MC_CMD_TSA_BIND_OUT_UNBIND_EXT_RESULT_LEN 4
15799 /* Extra status information */
15800 #define MC_CMD_TSA_BIND_OUT_UNBIND_EXT_INFO_OFST 4
15801 #define MC_CMD_TSA_BIND_OUT_UNBIND_EXT_INFO_LEN 4
15802 /* enum: Unbind successful. */
15803 #define MC_CMD_TSA_BIND_OUT_UNBIND_EXT_OK_UNBOUND 0x0
15804 /* enum: TSANID mismatch */
15805 #define MC_CMD_TSA_BIND_OUT_UNBIND_EXT_ERR_BAD_TSANID 0x1
15806 /* enum: Unable to remove the binding ticket from persistent storage. */
15807 #define MC_CMD_TSA_BIND_OUT_UNBIND_EXT_ERR_REMOVE_TICKET 0x2
15808 /* enum: TSAN is not bound to a binding ticket. */
15809 #define MC_CMD_TSA_BIND_OUT_UNBIND_EXT_ERR_NOT_BOUND 0x3
15810 /* enum: Invalid unbind token */
15811 #define MC_CMD_TSA_BIND_OUT_UNBIND_EXT_ERR_BAD_TOKEN 0x4
15812 /* enum: Invalid signature */
15813 #define MC_CMD_TSA_BIND_OUT_UNBIND_EXT_ERR_BAD_SIGNATURE 0x5
15814
15815 /* MC_CMD_TSA_BIND_OUT_SET_UNBINDTOKEN msgresponse */
15816 #define MC_CMD_TSA_BIND_OUT_SET_UNBINDTOKEN_LEN 4
15817 /* The protocol operation code MC_CMD_TSA_BIND_OP_SET_UNBINDTOKEN that is sent
15818  * back to the caller.
15819  */
15820 #define MC_CMD_TSA_BIND_OUT_SET_UNBINDTOKEN_OP_OFST 0
15821 #define MC_CMD_TSA_BIND_OUT_SET_UNBINDTOKEN_OP_LEN 4
15822
15823 /* MC_CMD_TSA_BIND_OUT_DECOMMISSION msgresponse: Obsolete. Use
15824  * MC_CMD_TSA_BIND_OUT_SECURE_DECOMMISSION.
15825  */
15826 #define MC_CMD_TSA_BIND_OUT_DECOMMISSION_LEN 4
15827 /* The protocol operation code MC_CMD_TSA_BIND_OP_DECOMMISSION that is sent
15828  * back to the caller.
15829  */
15830 #define MC_CMD_TSA_BIND_OUT_DECOMMISSION_OP_OFST 0
15831 #define MC_CMD_TSA_BIND_OUT_DECOMMISSION_OP_LEN 4
15832
15833 /* MC_CMD_TSA_BIND_OUT_GET_CERTIFICATE msgresponse */
15834 #define MC_CMD_TSA_BIND_OUT_GET_CERTIFICATE_LENMIN 9
15835 #define MC_CMD_TSA_BIND_OUT_GET_CERTIFICATE_LENMAX 252
15836 #define MC_CMD_TSA_BIND_OUT_GET_CERTIFICATE_LEN(num) (8+1*(num))
15837 /* The protocol operation code MC_CMD_TSA_BIND_OP_GET_CERTIFICATE that is sent
15838  * back to the caller.
15839  */
15840 #define MC_CMD_TSA_BIND_OUT_GET_CERTIFICATE_OP_OFST 0
15841 #define MC_CMD_TSA_BIND_OUT_GET_CERTIFICATE_OP_LEN 4
15842 /* Type of the certificate. */
15843 #define MC_CMD_TSA_BIND_OUT_GET_CERTIFICATE_TYPE_OFST 4
15844 #define MC_CMD_TSA_BIND_OUT_GET_CERTIFICATE_TYPE_LEN 4
15845 /*            Enum values, see field(s): */
15846 /*               MC_CMD_TSA_BIND_IN_GET_CERTIFICATE/TYPE */
15847 /* The certificate data. */
15848 #define MC_CMD_TSA_BIND_OUT_GET_CERTIFICATE_DATA_OFST 8
15849 #define MC_CMD_TSA_BIND_OUT_GET_CERTIFICATE_DATA_LEN 1
15850 #define MC_CMD_TSA_BIND_OUT_GET_CERTIFICATE_DATA_MINNUM 1
15851 #define MC_CMD_TSA_BIND_OUT_GET_CERTIFICATE_DATA_MAXNUM 244
15852
15853 /* MC_CMD_TSA_BIND_OUT_SECURE_UNBIND msgresponse: Response to secure unbind
15854  * request.
15855  */
15856 #define MC_CMD_TSA_BIND_OUT_SECURE_UNBIND_LEN 8
15857 /* The protocol operation code that is sent back to the caller. */
15858 #define MC_CMD_TSA_BIND_OUT_SECURE_UNBIND_OP_OFST 0
15859 #define MC_CMD_TSA_BIND_OUT_SECURE_UNBIND_OP_LEN 4
15860 #define MC_CMD_TSA_BIND_OUT_SECURE_UNBIND_RESULT_OFST 4
15861 #define MC_CMD_TSA_BIND_OUT_SECURE_UNBIND_RESULT_LEN 4
15862 /* enum: Unbind successful. */
15863 #define MC_CMD_TSA_BIND_OUT_SECURE_UNBIND_OK_UNBOUND 0x0
15864 /* enum: TSANID mismatch */
15865 #define MC_CMD_TSA_BIND_OUT_SECURE_UNBIND_ERR_BAD_TSANID 0x1
15866 /* enum: Unable to remove the binding ticket from persistent storage. */
15867 #define MC_CMD_TSA_BIND_OUT_SECURE_UNBIND_ERR_REMOVE_TICKET 0x2
15868 /* enum: TSAN is not bound to a domain. */
15869 #define MC_CMD_TSA_BIND_OUT_SECURE_UNBIND_ERR_NOT_BOUND 0x3
15870 /* enum: Invalid unbind token */
15871 #define MC_CMD_TSA_BIND_OUT_SECURE_UNBIND_ERR_BAD_TOKEN 0x4
15872 /* enum: Invalid signature */
15873 #define MC_CMD_TSA_BIND_OUT_SECURE_UNBIND_ERR_BAD_SIGNATURE 0x5
15874
15875 /* MC_CMD_TSA_BIND_OUT_SECURE_DECOMMISSION msgresponse: Response to secure
15876  * decommission request.
15877  */
15878 #define MC_CMD_TSA_BIND_OUT_SECURE_DECOMMISSION_LEN 8
15879 /* The protocol operation code that is sent back to the caller. */
15880 #define MC_CMD_TSA_BIND_OUT_SECURE_DECOMMISSION_OP_OFST 0
15881 #define MC_CMD_TSA_BIND_OUT_SECURE_DECOMMISSION_OP_LEN 4
15882 #define MC_CMD_TSA_BIND_OUT_SECURE_DECOMMISSION_RESULT_OFST 4
15883 #define MC_CMD_TSA_BIND_OUT_SECURE_DECOMMISSION_RESULT_LEN 4
15884 /* enum: Unbind successful. */
15885 #define MC_CMD_TSA_BIND_OUT_SECURE_DECOMMISSION_OK_UNBOUND 0x0
15886 /* enum: TSANID mismatch */
15887 #define MC_CMD_TSA_BIND_OUT_SECURE_DECOMMISSION_ERR_BAD_TSANID 0x1
15888 /* enum: Unable to remove the binding ticket from persistent storage. */
15889 #define MC_CMD_TSA_BIND_OUT_SECURE_DECOMMISSION_ERR_REMOVE_TICKET 0x2
15890 /* enum: TSAN is not bound to a domain. */
15891 #define MC_CMD_TSA_BIND_OUT_SECURE_DECOMMISSION_ERR_NOT_BOUND 0x3
15892 /* enum: Invalid unbind token */
15893 #define MC_CMD_TSA_BIND_OUT_SECURE_DECOMMISSION_ERR_BAD_TOKEN 0x4
15894 /* enum: Invalid signature */
15895 #define MC_CMD_TSA_BIND_OUT_SECURE_DECOMMISSION_ERR_BAD_SIGNATURE 0x5
15896
15897 /* MC_CMD_TSA_BIND_OUT_TEST_MCDI msgrequest */
15898 #define MC_CMD_TSA_BIND_OUT_TEST_MCDI_LEN 4
15899 /* The protocol operation code MC_CMD_TSA_BIND_OP_TEST_MCDI that is sent back
15900  * to the caller.
15901  */
15902 #define MC_CMD_TSA_BIND_OUT_TEST_MCDI_OP_OFST 0
15903 #define MC_CMD_TSA_BIND_OUT_TEST_MCDI_OP_LEN 4
15904
15905
15906 /***********************************/
15907 /* MC_CMD_MANAGE_SECURITY_RULESET_CACHE
15908  * Manage the persistent NVRAM cache of security rules created with
15909  * MC_CMD_SET_SECURITY_RULE. Note that the cache is not automatically updated
15910  * as rules are added or removed; the active ruleset must be explicitly
15911  * committed to the cache. The cache may also be explicitly invalidated,
15912  * without affecting the currently active ruleset. When the cache is valid, it
15913  * will be loaded at power on or MC reboot, instead of the default ruleset.
15914  * Rollback of the currently active ruleset to the cached version (when it is
15915  * valid) is also supported. (Medford-only; for use by SolarSecure apps, not
15916  * directly by drivers. See SF-114946-SW.) NOTE - The only sub-operation
15917  * allowed in an adapter bound to a TSA controller from the local host is
15918  * OP_GET_CACHED_VERSION. All other sub-operations are prohibited.
15919  */
15920 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE 0x11a
15921 #undef  MC_CMD_0x11a_PRIVILEGE_CTG
15922
15923 #define MC_CMD_0x11a_PRIVILEGE_CTG SRIOV_CTG_ADMIN
15924
15925 /* MC_CMD_MANAGE_SECURITY_RULESET_CACHE_IN msgrequest */
15926 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_IN_LEN 4
15927 /* the operation to perform */
15928 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_IN_OP_OFST 0
15929 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_IN_OP_LEN 4
15930 /* enum: reports the ruleset version that is cached in persistent storage but
15931  * performs no other action
15932  */
15933 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_IN_OP_GET_CACHED_VERSION 0x0
15934 /* enum: rolls back the active state to the cached version. (May fail with
15935  * ENOENT if there is no valid cached version.)
15936  */
15937 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_IN_OP_ROLLBACK 0x1
15938 /* enum: commits the active state to the persistent cache */
15939 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_IN_OP_COMMIT 0x2
15940 /* enum: invalidates the persistent cache without affecting the active state */
15941 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_IN_OP_INVALIDATE 0x3
15942
15943 /* MC_CMD_MANAGE_SECURITY_RULESET_CACHE_OUT msgresponse */
15944 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_OUT_LENMIN 5
15945 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_OUT_LENMAX 252
15946 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_OUT_LEN(num) (4+1*(num))
15947 /* indicates whether the persistent cache is valid (after completion of the
15948  * requested operation in the case of rollback, commit, or invalidate)
15949  */
15950 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_OUT_STATE_OFST 0
15951 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_OUT_STATE_LEN 4
15952 /* enum: persistent cache is invalid (the VERSION field will be empty in this
15953  * case)
15954  */
15955 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_OUT_STATE_INVALID 0x0
15956 /* enum: persistent cache is valid */
15957 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_OUT_STATE_VALID 0x1
15958 /* cached ruleset version (after completion of the requested operation, in the
15959  * case of rollback, commit, or invalidate) as an opaque hash value in the same
15960  * form as MC_CMD_GET_SECURITY_RULESET_VERSION_OUT_VERSION
15961  */
15962 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_OUT_VERSION_OFST 4
15963 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_OUT_VERSION_LEN 1
15964 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_OUT_VERSION_MINNUM 1
15965 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_OUT_VERSION_MAXNUM 248
15966
15967
15968 /***********************************/
15969 /* MC_CMD_NVRAM_PRIVATE_APPEND
15970  * Append a single TLV to the MC_USAGE_TLV partition. Returns MC_CMD_ERR_EEXIST
15971  * if the tag is already present.
15972  */
15973 #define MC_CMD_NVRAM_PRIVATE_APPEND 0x11c
15974 #undef  MC_CMD_0x11c_PRIVILEGE_CTG
15975
15976 #define MC_CMD_0x11c_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
15977
15978 /* MC_CMD_NVRAM_PRIVATE_APPEND_IN msgrequest */
15979 #define MC_CMD_NVRAM_PRIVATE_APPEND_IN_LENMIN 9
15980 #define MC_CMD_NVRAM_PRIVATE_APPEND_IN_LENMAX 252
15981 #define MC_CMD_NVRAM_PRIVATE_APPEND_IN_LEN(num) (8+1*(num))
15982 /* The tag to be appended */
15983 #define MC_CMD_NVRAM_PRIVATE_APPEND_IN_TAG_OFST 0
15984 #define MC_CMD_NVRAM_PRIVATE_APPEND_IN_TAG_LEN 4
15985 /* The length of the data */
15986 #define MC_CMD_NVRAM_PRIVATE_APPEND_IN_LENGTH_OFST 4
15987 #define MC_CMD_NVRAM_PRIVATE_APPEND_IN_LENGTH_LEN 4
15988 /* The data to be contained in the TLV structure */
15989 #define MC_CMD_NVRAM_PRIVATE_APPEND_IN_DATA_BUFFER_OFST 8
15990 #define MC_CMD_NVRAM_PRIVATE_APPEND_IN_DATA_BUFFER_LEN 1
15991 #define MC_CMD_NVRAM_PRIVATE_APPEND_IN_DATA_BUFFER_MINNUM 1
15992 #define MC_CMD_NVRAM_PRIVATE_APPEND_IN_DATA_BUFFER_MAXNUM 244
15993
15994 /* MC_CMD_NVRAM_PRIVATE_APPEND_OUT msgresponse */
15995 #define MC_CMD_NVRAM_PRIVATE_APPEND_OUT_LEN 0
15996
15997
15998 /***********************************/
15999 /* MC_CMD_XPM_VERIFY_CONTENTS
16000  * Verify that the contents of the XPM memory is correct (Medford only). This
16001  * is used during manufacture to check that the XPM memory has been programmed
16002  * correctly at ATE.
16003  */
16004 #define MC_CMD_XPM_VERIFY_CONTENTS 0x11b
16005 #undef  MC_CMD_0x11b_PRIVILEGE_CTG
16006
16007 #define MC_CMD_0x11b_PRIVILEGE_CTG SRIOV_CTG_ADMIN
16008
16009 /* MC_CMD_XPM_VERIFY_CONTENTS_IN msgrequest */
16010 #define MC_CMD_XPM_VERIFY_CONTENTS_IN_LEN 4
16011 /* Data type to be checked */
16012 #define MC_CMD_XPM_VERIFY_CONTENTS_IN_DATA_TYPE_OFST 0
16013 #define MC_CMD_XPM_VERIFY_CONTENTS_IN_DATA_TYPE_LEN 4
16014
16015 /* MC_CMD_XPM_VERIFY_CONTENTS_OUT msgresponse */
16016 #define MC_CMD_XPM_VERIFY_CONTENTS_OUT_LENMIN 12
16017 #define MC_CMD_XPM_VERIFY_CONTENTS_OUT_LENMAX 252
16018 #define MC_CMD_XPM_VERIFY_CONTENTS_OUT_LEN(num) (12+1*(num))
16019 /* Number of sectors found (test builds only) */
16020 #define MC_CMD_XPM_VERIFY_CONTENTS_OUT_NUM_SECTORS_OFST 0
16021 #define MC_CMD_XPM_VERIFY_CONTENTS_OUT_NUM_SECTORS_LEN 4
16022 /* Number of bytes found (test builds only) */
16023 #define MC_CMD_XPM_VERIFY_CONTENTS_OUT_NUM_BYTES_OFST 4
16024 #define MC_CMD_XPM_VERIFY_CONTENTS_OUT_NUM_BYTES_LEN 4
16025 /* Length of signature */
16026 #define MC_CMD_XPM_VERIFY_CONTENTS_OUT_SIG_LENGTH_OFST 8
16027 #define MC_CMD_XPM_VERIFY_CONTENTS_OUT_SIG_LENGTH_LEN 4
16028 /* Signature */
16029 #define MC_CMD_XPM_VERIFY_CONTENTS_OUT_SIGNATURE_OFST 12
16030 #define MC_CMD_XPM_VERIFY_CONTENTS_OUT_SIGNATURE_LEN 1
16031 #define MC_CMD_XPM_VERIFY_CONTENTS_OUT_SIGNATURE_MINNUM 0
16032 #define MC_CMD_XPM_VERIFY_CONTENTS_OUT_SIGNATURE_MAXNUM 240
16033
16034
16035 /***********************************/
16036 /* MC_CMD_SET_EVQ_TMR
16037  * Update the timer load, timer reload and timer mode values for a given EVQ.
16038  * The requested timer values (in TMR_LOAD_REQ_NS and TMR_RELOAD_REQ_NS) will
16039  * be rounded up to the granularity supported by the hardware, then truncated
16040  * to the range supported by the hardware. The resulting value after the
16041  * rounding and truncation will be returned to the caller (in TMR_LOAD_ACT_NS
16042  * and TMR_RELOAD_ACT_NS).
16043  */
16044 #define MC_CMD_SET_EVQ_TMR 0x120
16045 #undef  MC_CMD_0x120_PRIVILEGE_CTG
16046
16047 #define MC_CMD_0x120_PRIVILEGE_CTG SRIOV_CTG_GENERAL
16048
16049 /* MC_CMD_SET_EVQ_TMR_IN msgrequest */
16050 #define MC_CMD_SET_EVQ_TMR_IN_LEN 16
16051 /* Function-relative queue instance */
16052 #define MC_CMD_SET_EVQ_TMR_IN_INSTANCE_OFST 0
16053 #define MC_CMD_SET_EVQ_TMR_IN_INSTANCE_LEN 4
16054 /* Requested value for timer load (in nanoseconds) */
16055 #define MC_CMD_SET_EVQ_TMR_IN_TMR_LOAD_REQ_NS_OFST 4
16056 #define MC_CMD_SET_EVQ_TMR_IN_TMR_LOAD_REQ_NS_LEN 4
16057 /* Requested value for timer reload (in nanoseconds) */
16058 #define MC_CMD_SET_EVQ_TMR_IN_TMR_RELOAD_REQ_NS_OFST 8
16059 #define MC_CMD_SET_EVQ_TMR_IN_TMR_RELOAD_REQ_NS_LEN 4
16060 /* Timer mode. Meanings as per EVQ_TMR_REG.TC_TIMER_VAL */
16061 #define MC_CMD_SET_EVQ_TMR_IN_TMR_MODE_OFST 12
16062 #define MC_CMD_SET_EVQ_TMR_IN_TMR_MODE_LEN 4
16063 #define MC_CMD_SET_EVQ_TMR_IN_TIMER_MODE_DIS 0x0 /* enum */
16064 #define MC_CMD_SET_EVQ_TMR_IN_TIMER_MODE_IMMED_START 0x1 /* enum */
16065 #define MC_CMD_SET_EVQ_TMR_IN_TIMER_MODE_TRIG_START 0x2 /* enum */
16066 #define MC_CMD_SET_EVQ_TMR_IN_TIMER_MODE_INT_HLDOFF 0x3 /* enum */
16067
16068 /* MC_CMD_SET_EVQ_TMR_OUT msgresponse */
16069 #define MC_CMD_SET_EVQ_TMR_OUT_LEN 8
16070 /* Actual value for timer load (in nanoseconds) */
16071 #define MC_CMD_SET_EVQ_TMR_OUT_TMR_LOAD_ACT_NS_OFST 0
16072 #define MC_CMD_SET_EVQ_TMR_OUT_TMR_LOAD_ACT_NS_LEN 4
16073 /* Actual value for timer reload (in nanoseconds) */
16074 #define MC_CMD_SET_EVQ_TMR_OUT_TMR_RELOAD_ACT_NS_OFST 4
16075 #define MC_CMD_SET_EVQ_TMR_OUT_TMR_RELOAD_ACT_NS_LEN 4
16076
16077
16078 /***********************************/
16079 /* MC_CMD_GET_EVQ_TMR_PROPERTIES
16080  * Query properties about the event queue timers.
16081  */
16082 #define MC_CMD_GET_EVQ_TMR_PROPERTIES 0x122
16083 #undef  MC_CMD_0x122_PRIVILEGE_CTG
16084
16085 #define MC_CMD_0x122_PRIVILEGE_CTG SRIOV_CTG_GENERAL
16086
16087 /* MC_CMD_GET_EVQ_TMR_PROPERTIES_IN msgrequest */
16088 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_IN_LEN 0
16089
16090 /* MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT msgresponse */
16091 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_LEN 36
16092 /* Reserved for future use. */
16093 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_FLAGS_OFST 0
16094 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_FLAGS_LEN 4
16095 /* For timers updated via writes to EVQ_TMR_REG, this is the time interval (in
16096  * nanoseconds) for each increment of the timer load/reload count. The
16097  * requested duration of a timer is this value multiplied by the timer
16098  * load/reload count.
16099  */
16100 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_TMR_REG_NS_PER_COUNT_OFST 4
16101 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_TMR_REG_NS_PER_COUNT_LEN 4
16102 /* For timers updated via writes to EVQ_TMR_REG, this is the maximum value
16103  * allowed for timer load/reload counts.
16104  */
16105 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_TMR_REG_MAX_COUNT_OFST 8
16106 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_TMR_REG_MAX_COUNT_LEN 4
16107 /* For timers updated via writes to EVQ_TMR_REG, timer load/reload counts not a
16108  * multiple of this step size will be rounded in an implementation defined
16109  * manner.
16110  */
16111 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_TMR_REG_STEP_OFST 12
16112 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_TMR_REG_STEP_LEN 4
16113 /* Maximum timer duration (in nanoseconds) for timers updated via MCDI. Only
16114  * meaningful if MC_CMD_SET_EVQ_TMR is implemented.
16115  */
16116 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_MCDI_TMR_MAX_NS_OFST 16
16117 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_MCDI_TMR_MAX_NS_LEN 4
16118 /* Timer durations requested via MCDI that are not a multiple of this step size
16119  * will be rounded up. Only meaningful if MC_CMD_SET_EVQ_TMR is implemented.
16120  */
16121 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_MCDI_TMR_STEP_NS_OFST 20
16122 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_MCDI_TMR_STEP_NS_LEN 4
16123 /* For timers updated using the bug35388 workaround, this is the time interval
16124  * (in nanoseconds) for each increment of the timer load/reload count. The
16125  * requested duration of a timer is this value multiplied by the timer
16126  * load/reload count. This field is only meaningful if the bug35388 workaround
16127  * is enabled.
16128  */
16129 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_BUG35388_TMR_NS_PER_COUNT_OFST 24
16130 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_BUG35388_TMR_NS_PER_COUNT_LEN 4
16131 /* For timers updated using the bug35388 workaround, this is the maximum value
16132  * allowed for timer load/reload counts. This field is only meaningful if the
16133  * bug35388 workaround is enabled.
16134  */
16135 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_BUG35388_TMR_MAX_COUNT_OFST 28
16136 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_BUG35388_TMR_MAX_COUNT_LEN 4
16137 /* For timers updated using the bug35388 workaround, timer load/reload counts
16138  * not a multiple of this step size will be rounded in an implementation
16139  * defined manner. This field is only meaningful if the bug35388 workaround is
16140  * enabled.
16141  */
16142 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_BUG35388_TMR_STEP_OFST 32
16143 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_BUG35388_TMR_STEP_LEN 4
16144
16145
16146 /***********************************/
16147 /* MC_CMD_ALLOCATE_TX_VFIFO_CP
16148  * When we use the TX_vFIFO_ULL mode, we can allocate common pools using the
16149  * non used switch buffers.
16150  */
16151 #define MC_CMD_ALLOCATE_TX_VFIFO_CP 0x11d
16152 #undef  MC_CMD_0x11d_PRIVILEGE_CTG
16153
16154 #define MC_CMD_0x11d_PRIVILEGE_CTG SRIOV_CTG_GENERAL
16155
16156 /* MC_CMD_ALLOCATE_TX_VFIFO_CP_IN msgrequest */
16157 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_LEN 20
16158 /* Desired instance. Must be set to a specific instance, which is a function
16159  * local queue index.
16160  */
16161 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_INSTANCE_OFST 0
16162 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_INSTANCE_LEN 4
16163 /* Will the common pool be used as TX_vFIFO_ULL (1) */
16164 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_MODE_OFST 4
16165 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_MODE_LEN 4
16166 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_ENABLED 0x1 /* enum */
16167 /* enum: Using this interface without TX_vFIFO_ULL is not supported for now */
16168 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_DISABLED 0x0
16169 /* Number of buffers to reserve for the common pool */
16170 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_SIZE_OFST 8
16171 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_SIZE_LEN 4
16172 /* TX datapath to which the Common Pool is connected to. */
16173 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_INGRESS_OFST 12
16174 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_INGRESS_LEN 4
16175 /* enum: Extracts information from function */
16176 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_USE_FUNCTION_VALUE -0x1
16177 /* Network port or RX Engine to which the common pool connects. */
16178 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_EGRESS_OFST 16
16179 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_EGRESS_LEN 4
16180 /* enum: Extracts information from function */
16181 /*               MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_USE_FUNCTION_VALUE -0x1 */
16182 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_PORT0 0x0 /* enum */
16183 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_PORT1 0x1 /* enum */
16184 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_PORT2 0x2 /* enum */
16185 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_PORT3 0x3 /* enum */
16186 /* enum: To enable Switch loopback with Rx engine 0 */
16187 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_RX_ENGINE0 0x4
16188 /* enum: To enable Switch loopback with Rx engine 1 */
16189 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_RX_ENGINE1 0x5
16190
16191 /* MC_CMD_ALLOCATE_TX_VFIFO_CP_OUT msgresponse */
16192 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_OUT_LEN 4
16193 /* ID of the common pool allocated */
16194 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_OUT_CP_ID_OFST 0
16195 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_OUT_CP_ID_LEN 4
16196
16197
16198 /***********************************/
16199 /* MC_CMD_ALLOCATE_TX_VFIFO_VFIFO
16200  * When we use the TX_vFIFO_ULL mode, we can allocate vFIFOs using the
16201  * previously allocated common pools.
16202  */
16203 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO 0x11e
16204 #undef  MC_CMD_0x11e_PRIVILEGE_CTG
16205
16206 #define MC_CMD_0x11e_PRIVILEGE_CTG SRIOV_CTG_GENERAL
16207
16208 /* MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN msgrequest */
16209 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_LEN 20
16210 /* Common pool previously allocated to which the new vFIFO will be associated
16211  */
16212 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_CP_OFST 0
16213 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_CP_LEN 4
16214 /* Port or RX engine to associate the vFIFO egress */
16215 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_EGRESS_OFST 4
16216 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_EGRESS_LEN 4
16217 /* enum: Extracts information from common pool */
16218 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_USE_CP_VALUE -0x1
16219 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_PORT0 0x0 /* enum */
16220 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_PORT1 0x1 /* enum */
16221 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_PORT2 0x2 /* enum */
16222 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_PORT3 0x3 /* enum */
16223 /* enum: To enable Switch loopback with Rx engine 0 */
16224 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_RX_ENGINE0 0x4
16225 /* enum: To enable Switch loopback with Rx engine 1 */
16226 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_RX_ENGINE1 0x5
16227 /* Minimum number of buffers that the pool must have */
16228 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_SIZE_OFST 8
16229 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_SIZE_LEN 4
16230 /* enum: Do not check the space available */
16231 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_NO_MINIMUM 0x0
16232 /* Will the vFIFO be used as TX_vFIFO_ULL */
16233 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_MODE_OFST 12
16234 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_MODE_LEN 4
16235 /* Network priority of the vFIFO,if applicable */
16236 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_PRIORITY_OFST 16
16237 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_PRIORITY_LEN 4
16238 /* enum: Search for the lowest unused priority */
16239 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_LOWEST_AVAILABLE -0x1
16240
16241 /* MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_OUT msgresponse */
16242 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_OUT_LEN 8
16243 /* Short vFIFO ID */
16244 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_OUT_VID_OFST 0
16245 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_OUT_VID_LEN 4
16246 /* Network priority of the vFIFO */
16247 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_OUT_PRIORITY_OFST 4
16248 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_OUT_PRIORITY_LEN 4
16249
16250
16251 /***********************************/
16252 /* MC_CMD_TEARDOWN_TX_VFIFO_VF
16253  * This interface clears the configuration of the given vFIFO and leaves it
16254  * ready to be re-used.
16255  */
16256 #define MC_CMD_TEARDOWN_TX_VFIFO_VF 0x11f
16257 #undef  MC_CMD_0x11f_PRIVILEGE_CTG
16258
16259 #define MC_CMD_0x11f_PRIVILEGE_CTG SRIOV_CTG_GENERAL
16260
16261 /* MC_CMD_TEARDOWN_TX_VFIFO_VF_IN msgrequest */
16262 #define MC_CMD_TEARDOWN_TX_VFIFO_VF_IN_LEN 4
16263 /* Short vFIFO ID */
16264 #define MC_CMD_TEARDOWN_TX_VFIFO_VF_IN_VFIFO_OFST 0
16265 #define MC_CMD_TEARDOWN_TX_VFIFO_VF_IN_VFIFO_LEN 4
16266
16267 /* MC_CMD_TEARDOWN_TX_VFIFO_VF_OUT msgresponse */
16268 #define MC_CMD_TEARDOWN_TX_VFIFO_VF_OUT_LEN 0
16269
16270
16271 /***********************************/
16272 /* MC_CMD_DEALLOCATE_TX_VFIFO_CP
16273  * This interface clears the configuration of the given common pool and leaves
16274  * it ready to be re-used.
16275  */
16276 #define MC_CMD_DEALLOCATE_TX_VFIFO_CP 0x121
16277 #undef  MC_CMD_0x121_PRIVILEGE_CTG
16278
16279 #define MC_CMD_0x121_PRIVILEGE_CTG SRIOV_CTG_GENERAL
16280
16281 /* MC_CMD_DEALLOCATE_TX_VFIFO_CP_IN msgrequest */
16282 #define MC_CMD_DEALLOCATE_TX_VFIFO_CP_IN_LEN 4
16283 /* Common pool ID given when pool allocated */
16284 #define MC_CMD_DEALLOCATE_TX_VFIFO_CP_IN_POOL_ID_OFST 0
16285 #define MC_CMD_DEALLOCATE_TX_VFIFO_CP_IN_POOL_ID_LEN 4
16286
16287 /* MC_CMD_DEALLOCATE_TX_VFIFO_CP_OUT msgresponse */
16288 #define MC_CMD_DEALLOCATE_TX_VFIFO_CP_OUT_LEN 0
16289
16290
16291 /***********************************/
16292 /* MC_CMD_REKEY
16293  * This request causes the NIC to generate a new per-NIC key and program it
16294  * into the write-once memory. During the process all flash partitions that are
16295  * protected with a CMAC are verified with the old per-NIC key and then signed
16296  * with the new per-NIC key. If the NIC has already reached its rekey limit the
16297  * REKEY op will return MC_CMD_ERR_ERANGE. The REKEY op may block until
16298  * completion or it may return 0 and continue processing, therefore the caller
16299  * must poll at least once to confirm that the rekeying has completed. The POLL
16300  * operation returns MC_CMD_ERR_EBUSY if the rekey process is still running
16301  * otherwise it will return the result of the last completed rekey operation,
16302  * or 0 if there has not been a previous rekey.
16303  */
16304 #define MC_CMD_REKEY 0x123
16305 #undef  MC_CMD_0x123_PRIVILEGE_CTG
16306
16307 #define MC_CMD_0x123_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
16308
16309 /* MC_CMD_REKEY_IN msgrequest */
16310 #define MC_CMD_REKEY_IN_LEN 4
16311 /* the type of operation requested */
16312 #define MC_CMD_REKEY_IN_OP_OFST 0
16313 #define MC_CMD_REKEY_IN_OP_LEN 4
16314 /* enum: Start the rekeying operation */
16315 #define MC_CMD_REKEY_IN_OP_REKEY 0x0
16316 /* enum: Poll for completion of the rekeying operation */
16317 #define MC_CMD_REKEY_IN_OP_POLL 0x1
16318
16319 /* MC_CMD_REKEY_OUT msgresponse */
16320 #define MC_CMD_REKEY_OUT_LEN 0
16321
16322
16323 /***********************************/
16324 /* MC_CMD_SWITCH_GET_UNASSIGNED_BUFFERS
16325  * This interface allows the host to find out how many common pool buffers are
16326  * not yet assigned.
16327  */
16328 #define MC_CMD_SWITCH_GET_UNASSIGNED_BUFFERS 0x124
16329 #undef  MC_CMD_0x124_PRIVILEGE_CTG
16330
16331 #define MC_CMD_0x124_PRIVILEGE_CTG SRIOV_CTG_GENERAL
16332
16333 /* MC_CMD_SWITCH_GET_UNASSIGNED_BUFFERS_IN msgrequest */
16334 #define MC_CMD_SWITCH_GET_UNASSIGNED_BUFFERS_IN_LEN 0
16335
16336 /* MC_CMD_SWITCH_GET_UNASSIGNED_BUFFERS_OUT msgresponse */
16337 #define MC_CMD_SWITCH_GET_UNASSIGNED_BUFFERS_OUT_LEN 8
16338 /* Available buffers for the ENG to NET vFIFOs. */
16339 #define MC_CMD_SWITCH_GET_UNASSIGNED_BUFFERS_OUT_NET_OFST 0
16340 #define MC_CMD_SWITCH_GET_UNASSIGNED_BUFFERS_OUT_NET_LEN 4
16341 /* Available buffers for the ENG to ENG and NET to ENG vFIFOs. */
16342 #define MC_CMD_SWITCH_GET_UNASSIGNED_BUFFERS_OUT_ENG_OFST 4
16343 #define MC_CMD_SWITCH_GET_UNASSIGNED_BUFFERS_OUT_ENG_LEN 4
16344
16345
16346 /***********************************/
16347 /* MC_CMD_SET_SECURITY_FUSES
16348  * Change the security level of the adapter by setting bits in the write-once
16349  * memory. The firmware maps each flag in the message to a set of one or more
16350  * hardware-defined or software-defined bits and sets these bits in the write-
16351  * once memory. For Medford the hardware-defined bits are defined in
16352  * SF-112079-PS 5.3, the software-defined bits are defined in xpm.h. Returns 0
16353  * if all of the required bits were set and returns MC_CMD_ERR_EIO if any of
16354  * the required bits were not set.
16355  */
16356 #define MC_CMD_SET_SECURITY_FUSES 0x126
16357 #undef  MC_CMD_0x126_PRIVILEGE_CTG
16358
16359 #define MC_CMD_0x126_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
16360
16361 /* MC_CMD_SET_SECURITY_FUSES_IN msgrequest */
16362 #define MC_CMD_SET_SECURITY_FUSES_IN_LEN 4
16363 /* Flags specifying what type of security features are being set */
16364 #define MC_CMD_SET_SECURITY_FUSES_IN_FLAGS_OFST 0
16365 #define MC_CMD_SET_SECURITY_FUSES_IN_FLAGS_LEN 4
16366 #define MC_CMD_SET_SECURITY_FUSES_IN_SECURE_BOOT_LBN 0
16367 #define MC_CMD_SET_SECURITY_FUSES_IN_SECURE_BOOT_WIDTH 1
16368 #define MC_CMD_SET_SECURITY_FUSES_IN_REJECT_TEST_SIGNED_LBN 1
16369 #define MC_CMD_SET_SECURITY_FUSES_IN_REJECT_TEST_SIGNED_WIDTH 1
16370 #define MC_CMD_SET_SECURITY_FUSES_IN_SOFT_CONFIG_LBN 31
16371 #define MC_CMD_SET_SECURITY_FUSES_IN_SOFT_CONFIG_WIDTH 1
16372
16373 /* MC_CMD_SET_SECURITY_FUSES_OUT msgresponse */
16374 #define MC_CMD_SET_SECURITY_FUSES_OUT_LEN 0
16375
16376 /* MC_CMD_SET_SECURITY_FUSES_V2_OUT msgresponse */
16377 #define MC_CMD_SET_SECURITY_FUSES_V2_OUT_LEN 4
16378 /* Flags specifying which security features are enforced on the NIC after the
16379  * flags in the request have been applied. See
16380  * MC_CMD_SET_SECURITY_FUSES_IN/FLAGS for flag definitions.
16381  */
16382 #define MC_CMD_SET_SECURITY_FUSES_V2_OUT_FLAGS_OFST 0
16383 #define MC_CMD_SET_SECURITY_FUSES_V2_OUT_FLAGS_LEN 4
16384
16385
16386 /***********************************/
16387 /* MC_CMD_TSA_INFO
16388  * Messages sent from TSA adapter to TSA controller. This command is only valid
16389  * when the MCDI header has MESSAGE_TYPE set to MCDI_MESSAGE_TYPE_TSA. This
16390  * command is not sent by the driver to the MC; it is sent from the MC to a TSA
16391  * controller, being treated more like an alert message rather than a command;
16392  * hence the MC does not expect a response in return. Doxbox reference
16393  * SF-117371-SW
16394  */
16395 #define MC_CMD_TSA_INFO 0x127
16396 #undef  MC_CMD_0x127_PRIVILEGE_CTG
16397
16398 #define MC_CMD_0x127_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
16399
16400 /* MC_CMD_TSA_INFO_IN msgrequest */
16401 #define MC_CMD_TSA_INFO_IN_LEN 4
16402 #define MC_CMD_TSA_INFO_IN_OP_HDR_OFST 0
16403 #define MC_CMD_TSA_INFO_IN_OP_HDR_LEN 4
16404 #define MC_CMD_TSA_INFO_IN_OP_LBN 0
16405 #define MC_CMD_TSA_INFO_IN_OP_WIDTH 16
16406 /* enum: Information about recently discovered local IP address of the adapter
16407  */
16408 #define MC_CMD_TSA_INFO_OP_LOCAL_IP 0x1
16409 /* enum: Information about a sampled packet that either - did not match any
16410  * black/white-list filters and was allowed by the default filter or - did not
16411  * match any black/white-list filters and was denied by the default filter
16412  */
16413 #define MC_CMD_TSA_INFO_OP_PKT_SAMPLE 0x2
16414
16415 /* MC_CMD_TSA_INFO_IN_LOCAL_IP msgrequest:
16416  *
16417  * The TSA controller maintains a list of IP addresses valid for each port of a
16418  * TSA adapter. The TSA controller requires information from the adapter
16419  * inorder to learn new IP addresses assigned to a physical port and to
16420  * identify those that are no longer assigned to the physical port. For this
16421  * purpose, the TSA adapter snoops ARP replys, gratuitous ARP requests and ARP
16422  * probe packets seen on each physical port. This definition describes the
16423  * format of the notification message sent from a TSA adapter to a TSA
16424  * controller related to any information related to a change in IP address
16425  * assignment for a port. Doxbox reference SF-117371.
16426  *
16427  * There may be a possibility of combining multiple notifications in a single
16428  * message in future. When that happens, a new flag can be defined using the
16429  * reserved bits to describe the extended format of this notification.
16430  */
16431 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_LEN 18
16432 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_OP_HDR_OFST 0
16433 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_OP_HDR_LEN 4
16434 /* Additional metadata describing the IP address information such as source of
16435  * information retrieval, type of IP address, physical port number.
16436  */
16437 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_META_OFST 4
16438 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_META_LEN 4
16439 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_META_PORT_INDEX_LBN 0
16440 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_META_PORT_INDEX_WIDTH 8
16441 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_RESERVED_LBN 8
16442 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_RESERVED_WIDTH 8
16443 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_META_REASON_LBN 16
16444 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_META_REASON_WIDTH 8
16445 /* enum: ARP reply sent out of the physical port */
16446 #define MC_CMD_TSA_INFO_IP_REASON_TX_ARP 0x0
16447 /* enum: ARP probe packet received on the physical port */
16448 #define MC_CMD_TSA_INFO_IP_REASON_RX_ARP_PROBE 0x1
16449 /* enum: Gratuitous ARP packet received on the physical port */
16450 #define MC_CMD_TSA_INFO_IP_REASON_RX_GRATUITOUS_ARP 0x2
16451 /* enum: DHCP ACK packet received on the physical port */
16452 #define MC_CMD_TSA_INFO_IP_REASON_RX_DHCP_ACK 0x3
16453 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_META_IPV4_LBN 24
16454 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_META_IPV4_WIDTH 1
16455 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_RESERVED1_LBN 25
16456 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_RESERVED1_WIDTH 7
16457 /* IPV4 address retrieved from the sampled packets. This field is relevant only
16458  * when META_IPV4 is set to 1.
16459  */
16460 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_IPV4_ADDR_OFST 8
16461 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_IPV4_ADDR_LEN 4
16462 /* Target MAC address retrieved from the sampled packet. */
16463 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_MAC_ADDR_OFST 12
16464 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_MAC_ADDR_LEN 1
16465 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_MAC_ADDR_NUM 6
16466
16467 /* MC_CMD_TSA_INFO_IN_PKT_SAMPLE msgrequest:
16468  *
16469  * It is desireable for the TSA controller to learn the traffic pattern of
16470  * packets seen at the network port being monitored. In order to learn about
16471  * the traffic pattern, the TSA controller may want to sample packets seen at
16472  * the network port. Based on the packet samples that the TSA controller
16473  * receives from the adapter, the controller may choose to configure additional
16474  * black-list or white-list rules to allow or block packets as required.
16475  *
16476  * Although the entire sampled packet as seen on the network port is available
16477  * to the MC the length of sampled packet sent to controller is restricted by
16478  * MCDI payload size. Besides, the TSA controller does not require the entire
16479  * packet to make decisions about filter updates. Hence the packet sample being
16480  * passed to the controller is truncated to 128 bytes. This length is large
16481  * enough to hold the ethernet header, IP header and maximum length of
16482  * supported L4 protocol headers (IPv4 only, but can hold IPv6 header too, if
16483  * required in future).
16484  *
16485  * The intention is that any future changes to this message format that are not
16486  * backwards compatible will be defined with a new operation code.
16487  */
16488 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_LEN 136
16489 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_OP_HDR_OFST 0
16490 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_OP_HDR_LEN 4
16491 /* Additional metadata describing the sampled packet */
16492 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_META_OFST 4
16493 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_META_LEN 4
16494 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_META_PORT_INDEX_LBN 0
16495 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_META_PORT_INDEX_WIDTH 8
16496 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_META_DIRECTION_LBN 8
16497 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_META_DIRECTION_WIDTH 1
16498 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_RESERVED_LBN 9
16499 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_RESERVED_WIDTH 7
16500 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_META_ACTION_MASK_LBN 16
16501 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_META_ACTION_MASK_WIDTH 4
16502 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_META_ACTION_ALLOW_LBN 16
16503 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_META_ACTION_ALLOW_WIDTH 1
16504 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_META_ACTION_DENY_LBN 17
16505 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_META_ACTION_DENY_WIDTH 1
16506 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_META_ACTION_COUNT_LBN 18
16507 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_META_ACTION_COUNT_WIDTH 1
16508 /* 128-byte raw prefix of the sampled packet which includes the ethernet
16509  * header, IP header and L4 protocol header (only IPv4 supported initially).
16510  * This provides the controller enough information about the packet sample to
16511  * report traffic patterns seen on a network port and to make decisions
16512  * concerning rule-set updates.
16513  */
16514 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_PACKET_DATA_OFST 8
16515 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_PACKET_DATA_LEN 1
16516 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_PACKET_DATA_NUM 128
16517
16518 /* MC_CMD_TSA_INFO_OUT msgresponse */
16519 #define MC_CMD_TSA_INFO_OUT_LEN 0
16520
16521
16522 /***********************************/
16523 /* MC_CMD_HOST_INFO
16524  * Commands to appply or retrieve host-related information from an adapter.
16525  * Doxbox reference SF-117371-SW
16526  */
16527 #define MC_CMD_HOST_INFO 0x128
16528 #undef  MC_CMD_0x128_PRIVILEGE_CTG
16529
16530 #define MC_CMD_0x128_PRIVILEGE_CTG SRIOV_CTG_ADMIN
16531
16532 /* MC_CMD_HOST_INFO_IN msgrequest */
16533 #define MC_CMD_HOST_INFO_IN_LEN 4
16534 /* sub-operation code info */
16535 #define MC_CMD_HOST_INFO_IN_OP_HDR_OFST 0
16536 #define MC_CMD_HOST_INFO_IN_OP_HDR_LEN 4
16537 #define MC_CMD_HOST_INFO_IN_OP_LBN 0
16538 #define MC_CMD_HOST_INFO_IN_OP_WIDTH 16
16539 /* enum: Read a 16-byte unique host identifier from the adapter. This UUID
16540  * helps to identify the host that an adapter is plugged into. This identifier
16541  * is ideally the system UUID retrieved and set by the UEFI driver. If the UEFI
16542  * driver is unable to extract the system UUID, it would still set a random
16543  * 16-byte value into each supported SF adapter plugged into it. Host UUIDs may
16544  * change if the system is power-cycled, however, they persist across adapter
16545  * resets. If the host UUID was not set on an adapter, due to an unsupported
16546  * version of UEFI driver, then this command returns an error. Doxbox reference
16547  * - SF-117371-SW section 'Host UUID'.
16548  */
16549 #define MC_CMD_HOST_INFO_OP_GET_UUID 0x0
16550 /* enum: Set a 16-byte unique host identifier on the adapter to identify the
16551  * host that the adapter is plugged into. See MC_CMD_HOST_INFO_OP_GET_UUID for
16552  * further details.
16553  */
16554 #define MC_CMD_HOST_INFO_OP_SET_UUID 0x1
16555
16556 /* MC_CMD_HOST_INFO_IN_GET_UUID msgrequest */
16557 #define MC_CMD_HOST_INFO_IN_GET_UUID_LEN 4
16558 /* sub-operation code info */
16559 #define MC_CMD_HOST_INFO_IN_GET_UUID_OP_HDR_OFST 0
16560 #define MC_CMD_HOST_INFO_IN_GET_UUID_OP_HDR_LEN 4
16561
16562 /* MC_CMD_HOST_INFO_OUT_GET_UUID msgresponse */
16563 #define MC_CMD_HOST_INFO_OUT_GET_UUID_LEN 16
16564 /* 16-byte host UUID read out of the adapter. See MC_CMD_HOST_INFO_OP_GET_UUID
16565  * for further details.
16566  */
16567 #define MC_CMD_HOST_INFO_OUT_GET_UUID_HOST_UUID_OFST 0
16568 #define MC_CMD_HOST_INFO_OUT_GET_UUID_HOST_UUID_LEN 1
16569 #define MC_CMD_HOST_INFO_OUT_GET_UUID_HOST_UUID_NUM 16
16570
16571 /* MC_CMD_HOST_INFO_IN_SET_UUID msgrequest */
16572 #define MC_CMD_HOST_INFO_IN_SET_UUID_LEN 20
16573 /* sub-operation code info */
16574 #define MC_CMD_HOST_INFO_IN_SET_UUID_OP_HDR_OFST 0
16575 #define MC_CMD_HOST_INFO_IN_SET_UUID_OP_HDR_LEN 4
16576 /* 16-byte host UUID set on the adapter. See MC_CMD_HOST_INFO_OP_GET_UUID for
16577  * further details.
16578  */
16579 #define MC_CMD_HOST_INFO_IN_SET_UUID_HOST_UUID_OFST 4
16580 #define MC_CMD_HOST_INFO_IN_SET_UUID_HOST_UUID_LEN 1
16581 #define MC_CMD_HOST_INFO_IN_SET_UUID_HOST_UUID_NUM 16
16582
16583 /* MC_CMD_HOST_INFO_OUT_SET_UUID msgresponse */
16584 #define MC_CMD_HOST_INFO_OUT_SET_UUID_LEN 0
16585
16586
16587 /***********************************/
16588 /* MC_CMD_TSAN_INFO
16589  * Get TSA adapter information. TSA controllers query each TSA adapter to learn
16590  * some configuration parameters of each adapter. Doxbox reference SF-117371-SW
16591  * section 'Adapter Information'
16592  */
16593 #define MC_CMD_TSAN_INFO 0x129
16594 #undef  MC_CMD_0x129_PRIVILEGE_CTG
16595
16596 #define MC_CMD_0x129_PRIVILEGE_CTG SRIOV_CTG_ADMIN
16597
16598 /* MC_CMD_TSAN_INFO_IN msgrequest */
16599 #define MC_CMD_TSAN_INFO_IN_LEN 4
16600 /* sub-operation code info */
16601 #define MC_CMD_TSAN_INFO_IN_OP_HDR_OFST 0
16602 #define MC_CMD_TSAN_INFO_IN_OP_HDR_LEN 4
16603 #define MC_CMD_TSAN_INFO_IN_OP_LBN 0
16604 #define MC_CMD_TSAN_INFO_IN_OP_WIDTH 16
16605 /* enum: Read configuration parameters and IDs that uniquely identify an
16606  * adapter. The parameters include - host identification, adapter
16607  * identification string and number of physical ports on the adapter.
16608  */
16609 #define MC_CMD_TSAN_INFO_OP_GET_CFG 0x0
16610
16611 /* MC_CMD_TSAN_INFO_IN_GET_CFG msgrequest */
16612 #define MC_CMD_TSAN_INFO_IN_GET_CFG_LEN 4
16613 /* sub-operation code info */
16614 #define MC_CMD_TSAN_INFO_IN_GET_CFG_OP_HDR_OFST 0
16615 #define MC_CMD_TSAN_INFO_IN_GET_CFG_OP_HDR_LEN 4
16616
16617 /* MC_CMD_TSAN_INFO_OUT_GET_CFG msgresponse */
16618 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_LEN 26
16619 /* Information about the configuration parameters returned in this response. */
16620 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_CONFIG_WORD_OFST 0
16621 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_CONFIG_WORD_LEN 4
16622 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_CAP_FLAGS_LBN 0
16623 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_CAP_FLAGS_WIDTH 16
16624 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_FLAG_HOST_UUID_VALID_LBN 0
16625 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_FLAG_HOST_UUID_VALID_WIDTH 1
16626 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_NUM_PORTS_LBN 16
16627 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_NUM_PORTS_WIDTH 8
16628 /* 16-byte host UUID read out of the adapter. See MC_CMD_HOST_INFO_OP_GET_UUID
16629  * for further details.
16630  */
16631 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_HOST_UUID_OFST 4
16632 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_HOST_UUID_LEN 1
16633 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_HOST_UUID_NUM 16
16634 /* A unique identifier per adapter. The base MAC address of the card is used
16635  * for this purpose.
16636  */
16637 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_GUID_OFST 20
16638 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_GUID_LEN 1
16639 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_GUID_NUM 6
16640
16641 /* MC_CMD_TSAN_INFO_OUT_GET_CFG_V2 msgresponse */
16642 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_LEN 36
16643 /* Information about the configuration parameters returned in this response. */
16644 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_CONFIG_WORD_OFST 0
16645 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_CONFIG_WORD_LEN 4
16646 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_CAP_FLAGS_LBN 0
16647 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_CAP_FLAGS_WIDTH 16
16648 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_FLAG_HOST_UUID_VALID_LBN 0
16649 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_FLAG_HOST_UUID_VALID_WIDTH 1
16650 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_NUM_PORTS_LBN 16
16651 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_NUM_PORTS_WIDTH 8
16652 /* 16-byte host UUID read out of the adapter. See MC_CMD_HOST_INFO_OP_GET_UUID
16653  * for further details.
16654  */
16655 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_HOST_UUID_OFST 4
16656 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_HOST_UUID_LEN 1
16657 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_HOST_UUID_NUM 16
16658 /* A unique identifier per adapter. The base MAC address of the card is used
16659  * for this purpose.
16660  */
16661 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_GUID_OFST 20
16662 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_GUID_LEN 1
16663 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_GUID_NUM 6
16664 /* Unused bytes, defined for 32-bit alignment of new fields. */
16665 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_UNUSED_OFST 26
16666 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_UNUSED_LEN 2
16667 /* Maximum number of TSA statistics counters in each direction of dataflow
16668  * supported on the card. Note that the statistics counters are always
16669  * allocated in pairs, i.e. a counter ID is associated with one Tx and one Rx
16670  * counter.
16671  */
16672 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_MAX_STATS_OFST 28
16673 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_MAX_STATS_LEN 4
16674 /* Width of each statistics counter (represented in bits). This gives an
16675  * indication of wrap point to the user.
16676  */
16677 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_STATS_WIDTH_OFST 32
16678 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_STATS_WIDTH_LEN 4
16679
16680
16681 /***********************************/
16682 /* MC_CMD_TSA_STATISTICS
16683  * TSA adapter statistics operations.
16684  */
16685 #define MC_CMD_TSA_STATISTICS 0x130
16686 #undef  MC_CMD_0x130_PRIVILEGE_CTG
16687
16688 #define MC_CMD_0x130_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
16689
16690 /* MC_CMD_TSA_STATISTICS_IN msgrequest */
16691 #define MC_CMD_TSA_STATISTICS_IN_LEN 4
16692 /* TSA statistics sub-operation code */
16693 #define MC_CMD_TSA_STATISTICS_IN_OP_CODE_OFST 0
16694 #define MC_CMD_TSA_STATISTICS_IN_OP_CODE_LEN 4
16695 /* enum: Get the configuration parameters that describe the TSA statistics
16696  * layout on the adapter.
16697  */
16698 #define MC_CMD_TSA_STATISTICS_OP_GET_CONFIG 0x0
16699 /* enum: Read and/or clear TSA statistics counters. */
16700 #define MC_CMD_TSA_STATISTICS_OP_READ_CLEAR 0x1
16701
16702 /* MC_CMD_TSA_STATISTICS_IN_GET_CONFIG msgrequest */
16703 #define MC_CMD_TSA_STATISTICS_IN_GET_CONFIG_LEN 4
16704 /* TSA statistics sub-operation code */
16705 #define MC_CMD_TSA_STATISTICS_IN_GET_CONFIG_OP_CODE_OFST 0
16706 #define MC_CMD_TSA_STATISTICS_IN_GET_CONFIG_OP_CODE_LEN 4
16707
16708 /* MC_CMD_TSA_STATISTICS_OUT_GET_CONFIG msgresponse */
16709 #define MC_CMD_TSA_STATISTICS_OUT_GET_CONFIG_LEN 8
16710 /* Maximum number of TSA statistics counters in each direction of dataflow
16711  * supported on the card. Note that the statistics counters are always
16712  * allocated in pairs, i.e. a counter ID is associated with one Tx and one Rx
16713  * counter.
16714  */
16715 #define MC_CMD_TSA_STATISTICS_OUT_GET_CONFIG_MAX_STATS_OFST 0
16716 #define MC_CMD_TSA_STATISTICS_OUT_GET_CONFIG_MAX_STATS_LEN 4
16717 /* Width of each statistics counter (represented in bits). This gives an
16718  * indication of wrap point to the user.
16719  */
16720 #define MC_CMD_TSA_STATISTICS_OUT_GET_CONFIG_STATS_WIDTH_OFST 4
16721 #define MC_CMD_TSA_STATISTICS_OUT_GET_CONFIG_STATS_WIDTH_LEN 4
16722
16723 /* MC_CMD_TSA_STATISTICS_IN_READ_CLEAR msgrequest */
16724 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_LENMIN 20
16725 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_LENMAX 252
16726 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_LEN(num) (16+4*(num))
16727 /* TSA statistics sub-operation code */
16728 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_OP_CODE_OFST 0
16729 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_OP_CODE_LEN 4
16730 /* Parameters describing the statistics operation */
16731 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_FLAGS_OFST 4
16732 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_FLAGS_LEN 4
16733 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_READ_LBN 0
16734 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_READ_WIDTH 1
16735 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_CLEAR_LBN 1
16736 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_CLEAR_WIDTH 1
16737 /* Counter ID list specification type */
16738 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_MODE_OFST 8
16739 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_MODE_LEN 4
16740 /* enum: The statistics counters are specified as an unordered list of
16741  * individual counter ID.
16742  */
16743 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_LIST 0x0
16744 /* enum: The statistics counters are specified as a range of consecutive
16745  * counter IDs.
16746  */
16747 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_RANGE 0x1
16748 /* Number of statistics counters */
16749 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_NUM_STATS_OFST 12
16750 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_NUM_STATS_LEN 4
16751 /* Counter IDs to be read/cleared. When mode is set to LIST, this entry holds a
16752  * list of counter IDs to be operated on. When mode is set to RANGE, this entry
16753  * holds a single counter ID representing the start of the range of counter IDs
16754  * to be operated on.
16755  */
16756 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_COUNTER_ID_OFST 16
16757 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_COUNTER_ID_LEN 4
16758 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_COUNTER_ID_MINNUM 1
16759 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_COUNTER_ID_MAXNUM 59
16760
16761 /* MC_CMD_TSA_STATISTICS_OUT_READ_CLEAR msgresponse */
16762 #define MC_CMD_TSA_STATISTICS_OUT_READ_CLEAR_LENMIN 24
16763 #define MC_CMD_TSA_STATISTICS_OUT_READ_CLEAR_LENMAX 248
16764 #define MC_CMD_TSA_STATISTICS_OUT_READ_CLEAR_LEN(num) (8+16*(num))
16765 /* Number of statistics counters returned in this response */
16766 #define MC_CMD_TSA_STATISTICS_OUT_READ_CLEAR_NUM_STATS_OFST 0
16767 #define MC_CMD_TSA_STATISTICS_OUT_READ_CLEAR_NUM_STATS_LEN 4
16768 /* MC_TSA_STATISTICS_ENTRY Note that this field is expected to start at a
16769  * 64-bit aligned offset
16770  */
16771 #define MC_CMD_TSA_STATISTICS_OUT_READ_CLEAR_STATS_COUNTERS_OFST 8
16772 #define MC_CMD_TSA_STATISTICS_OUT_READ_CLEAR_STATS_COUNTERS_LEN 16
16773 #define MC_CMD_TSA_STATISTICS_OUT_READ_CLEAR_STATS_COUNTERS_MINNUM 1
16774 #define MC_CMD_TSA_STATISTICS_OUT_READ_CLEAR_STATS_COUNTERS_MAXNUM 15
16775
16776 /* MC_TSA_STATISTICS_ENTRY structuredef */
16777 #define MC_TSA_STATISTICS_ENTRY_LEN 16
16778 /* Tx statistics counter */
16779 #define MC_TSA_STATISTICS_ENTRY_TX_STAT_OFST 0
16780 #define MC_TSA_STATISTICS_ENTRY_TX_STAT_LEN 8
16781 #define MC_TSA_STATISTICS_ENTRY_TX_STAT_LO_OFST 0
16782 #define MC_TSA_STATISTICS_ENTRY_TX_STAT_HI_OFST 4
16783 #define MC_TSA_STATISTICS_ENTRY_TX_STAT_LBN 0
16784 #define MC_TSA_STATISTICS_ENTRY_TX_STAT_WIDTH 64
16785 /* Rx statistics counter */
16786 #define MC_TSA_STATISTICS_ENTRY_RX_STAT_OFST 8
16787 #define MC_TSA_STATISTICS_ENTRY_RX_STAT_LEN 8
16788 #define MC_TSA_STATISTICS_ENTRY_RX_STAT_LO_OFST 8
16789 #define MC_TSA_STATISTICS_ENTRY_RX_STAT_HI_OFST 12
16790 #define MC_TSA_STATISTICS_ENTRY_RX_STAT_LBN 64
16791 #define MC_TSA_STATISTICS_ENTRY_RX_STAT_WIDTH 64
16792
16793
16794 /***********************************/
16795 /* MC_CMD_ERASE_INITIAL_NIC_SECRET
16796  * This request causes the NIC to find the initial NIC secret (programmed
16797  * during ATE) in XPM memory and if and only if the NIC has already been
16798  * rekeyed with MC_CMD_REKEY, erase it. This is used by manftest after
16799  * installing TSA binding certificates. See SF-117631-TC.
16800  */
16801 #define MC_CMD_ERASE_INITIAL_NIC_SECRET 0x131
16802 #undef  MC_CMD_0x131_PRIVILEGE_CTG
16803
16804 #define MC_CMD_0x131_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
16805
16806 /* MC_CMD_ERASE_INITIAL_NIC_SECRET_IN msgrequest */
16807 #define MC_CMD_ERASE_INITIAL_NIC_SECRET_IN_LEN 0
16808
16809 /* MC_CMD_ERASE_INITIAL_NIC_SECRET_OUT msgresponse */
16810 #define MC_CMD_ERASE_INITIAL_NIC_SECRET_OUT_LEN 0
16811
16812
16813 /***********************************/
16814 /* MC_CMD_TSA_CONFIG
16815  * TSA adapter configuration operations. This command is used to prepare the
16816  * NIC for TSA binding.
16817  */
16818 #define MC_CMD_TSA_CONFIG 0x64
16819 #undef  MC_CMD_0x64_PRIVILEGE_CTG
16820
16821 #define MC_CMD_0x64_PRIVILEGE_CTG SRIOV_CTG_ADMIN
16822
16823 /* MC_CMD_TSA_CONFIG_IN msgrequest */
16824 #define MC_CMD_TSA_CONFIG_IN_LEN 4
16825 /* TSA configuration sub-operation code */
16826 #define MC_CMD_TSA_CONFIG_IN_OP_OFST 0
16827 #define MC_CMD_TSA_CONFIG_IN_OP_LEN 4
16828 /* enum: Append a single item to the tsa_config partition. Items will be
16829  * encrypted unless they are declared as non-sensitive. Returns
16830  * MC_CMD_ERR_EEXIST if the tag is already present.
16831  */
16832 #define MC_CMD_TSA_CONFIG_OP_APPEND 0x1
16833 /* enum: Reset the tsa_config partition to a clean state. */
16834 #define MC_CMD_TSA_CONFIG_OP_RESET 0x2
16835 /* enum: Read back a configured item from tsa_config partition. Returns
16836  * MC_CMD_ERR_ENOENT if the item doesn't exist, or MC_CMD_ERR_EPERM if the item
16837  * is declared as sensitive (i.e. is encrypted).
16838  */
16839 #define MC_CMD_TSA_CONFIG_OP_READ 0x3
16840
16841 /* MC_CMD_TSA_CONFIG_IN_APPEND msgrequest */
16842 #define MC_CMD_TSA_CONFIG_IN_APPEND_LENMIN 12
16843 #define MC_CMD_TSA_CONFIG_IN_APPEND_LENMAX 252
16844 #define MC_CMD_TSA_CONFIG_IN_APPEND_LEN(num) (12+1*(num))
16845 /* TSA configuration sub-operation code. The value shall be
16846  * MC_CMD_TSA_CONFIG_OP_APPEND.
16847  */
16848 #define MC_CMD_TSA_CONFIG_IN_APPEND_OP_OFST 0
16849 #define MC_CMD_TSA_CONFIG_IN_APPEND_OP_LEN 4
16850 /* The tag to be appended */
16851 #define MC_CMD_TSA_CONFIG_IN_APPEND_TAG_OFST 4
16852 #define MC_CMD_TSA_CONFIG_IN_APPEND_TAG_LEN 4
16853 /* The length of the data in bytes */
16854 #define MC_CMD_TSA_CONFIG_IN_APPEND_LENGTH_OFST 8
16855 #define MC_CMD_TSA_CONFIG_IN_APPEND_LENGTH_LEN 4
16856 /* The item data */
16857 #define MC_CMD_TSA_CONFIG_IN_APPEND_DATA_OFST 12
16858 #define MC_CMD_TSA_CONFIG_IN_APPEND_DATA_LEN 1
16859 #define MC_CMD_TSA_CONFIG_IN_APPEND_DATA_MINNUM 0
16860 #define MC_CMD_TSA_CONFIG_IN_APPEND_DATA_MAXNUM 240
16861
16862 /* MC_CMD_TSA_CONFIG_OUT_APPEND msgresponse */
16863 #define MC_CMD_TSA_CONFIG_OUT_APPEND_LEN 0
16864
16865 /* MC_CMD_TSA_CONFIG_IN_RESET msgrequest */
16866 #define MC_CMD_TSA_CONFIG_IN_RESET_LEN 4
16867 /* TSA configuration sub-operation code. The value shall be
16868  * MC_CMD_TSA_CONFIG_OP_RESET.
16869  */
16870 #define MC_CMD_TSA_CONFIG_IN_RESET_OP_OFST 0
16871 #define MC_CMD_TSA_CONFIG_IN_RESET_OP_LEN 4
16872
16873 /* MC_CMD_TSA_CONFIG_OUT_RESET msgresponse */
16874 #define MC_CMD_TSA_CONFIG_OUT_RESET_LEN 0
16875
16876 /* MC_CMD_TSA_CONFIG_IN_READ msgrequest */
16877 #define MC_CMD_TSA_CONFIG_IN_READ_LEN 8
16878 /* TSA configuration sub-operation code. The value shall be
16879  * MC_CMD_TSA_CONFIG_OP_READ.
16880  */
16881 #define MC_CMD_TSA_CONFIG_IN_READ_OP_OFST 0
16882 #define MC_CMD_TSA_CONFIG_IN_READ_OP_LEN 4
16883 /* The tag to be read */
16884 #define MC_CMD_TSA_CONFIG_IN_READ_TAG_OFST 4
16885 #define MC_CMD_TSA_CONFIG_IN_READ_TAG_LEN 4
16886
16887 /* MC_CMD_TSA_CONFIG_OUT_READ msgresponse */
16888 #define MC_CMD_TSA_CONFIG_OUT_READ_LENMIN 8
16889 #define MC_CMD_TSA_CONFIG_OUT_READ_LENMAX 252
16890 #define MC_CMD_TSA_CONFIG_OUT_READ_LEN(num) (8+1*(num))
16891 /* The tag that was read */
16892 #define MC_CMD_TSA_CONFIG_OUT_READ_TAG_OFST 0
16893 #define MC_CMD_TSA_CONFIG_OUT_READ_TAG_LEN 4
16894 /* The length of the data in bytes */
16895 #define MC_CMD_TSA_CONFIG_OUT_READ_LENGTH_OFST 4
16896 #define MC_CMD_TSA_CONFIG_OUT_READ_LENGTH_LEN 4
16897 /* The data of the item. */
16898 #define MC_CMD_TSA_CONFIG_OUT_READ_DATA_OFST 8
16899 #define MC_CMD_TSA_CONFIG_OUT_READ_DATA_LEN 1
16900 #define MC_CMD_TSA_CONFIG_OUT_READ_DATA_MINNUM 0
16901 #define MC_CMD_TSA_CONFIG_OUT_READ_DATA_MAXNUM 244
16902
16903 /* MC_TSA_IPV4_ITEM structuredef */
16904 #define MC_TSA_IPV4_ITEM_LEN 8
16905 /* Additional metadata describing the IP address information such as the
16906  * physical port number the address is being used on. Unused space in this
16907  * field is reserved for future expansion.
16908  */
16909 #define MC_TSA_IPV4_ITEM_IPV4_ADDR_META_OFST 0
16910 #define MC_TSA_IPV4_ITEM_IPV4_ADDR_META_LEN 4
16911 #define MC_TSA_IPV4_ITEM_PORT_IDX_LBN 0
16912 #define MC_TSA_IPV4_ITEM_PORT_IDX_WIDTH 8
16913 #define MC_TSA_IPV4_ITEM_IPV4_ADDR_META_LBN 0
16914 #define MC_TSA_IPV4_ITEM_IPV4_ADDR_META_WIDTH 32
16915 /* The IPv4 address in little endian byte order. */
16916 #define MC_TSA_IPV4_ITEM_IPV4_ADDR_OFST 4
16917 #define MC_TSA_IPV4_ITEM_IPV4_ADDR_LEN 4
16918 #define MC_TSA_IPV4_ITEM_IPV4_ADDR_LBN 32
16919 #define MC_TSA_IPV4_ITEM_IPV4_ADDR_WIDTH 32
16920
16921
16922 /***********************************/
16923 /* MC_CMD_TSA_IPADDR
16924  * TSA operations relating to the monitoring and expiry of local IP addresses
16925  * discovered by the controller. These commands are sent from a TSA controller
16926  * to a TSA adapter.
16927  */
16928 #define MC_CMD_TSA_IPADDR 0x65
16929 #undef  MC_CMD_0x65_PRIVILEGE_CTG
16930
16931 #define MC_CMD_0x65_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
16932
16933 /* MC_CMD_TSA_IPADDR_IN msgrequest */
16934 #define MC_CMD_TSA_IPADDR_IN_LEN 4
16935 /* Header containing information to identify which sub-operation of this
16936  * command to perform. The header contains a 16-bit op-code. Unused space in
16937  * this field is reserved for future expansion.
16938  */
16939 #define MC_CMD_TSA_IPADDR_IN_OP_HDR_OFST 0
16940 #define MC_CMD_TSA_IPADDR_IN_OP_HDR_LEN 4
16941 #define MC_CMD_TSA_IPADDR_IN_OP_LBN 0
16942 #define MC_CMD_TSA_IPADDR_IN_OP_WIDTH 16
16943 /* enum: Request that the adapter verifies that the IPv4 addresses supplied are
16944  * still in use by the host by sending ARP probes to the host. The MC does not
16945  * wait for a response to the probes and sends an MCDI response to the
16946  * controller once the probes have been sent to the host. The response to the
16947  * probes (if there are any) will be forwarded to the controller using
16948  * MC_CMD_TSA_INFO alerts.
16949  */
16950 #define MC_CMD_TSA_IPADDR_OP_VALIDATE_IPV4 0x1
16951 /* enum: Notify the adapter that one or more IPv4 addresses are no longer valid
16952  * for the host of the adapter. The adapter should remove the IPv4 addresses
16953  * from its local cache.
16954  */
16955 #define MC_CMD_TSA_IPADDR_OP_REMOVE_IPV4 0x2
16956
16957 /* MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4 msgrequest */
16958 #define MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4_LENMIN 16
16959 #define MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4_LENMAX 248
16960 #define MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4_LEN(num) (8+8*(num))
16961 /* Header containing information to identify which sub-operation of this
16962  * command to perform. The header contains a 16-bit op-code. Unused space in
16963  * this field is reserved for future expansion.
16964  */
16965 #define MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4_OP_HDR_OFST 0
16966 #define MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4_OP_HDR_LEN 4
16967 #define MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4_OP_LBN 0
16968 #define MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4_OP_WIDTH 16
16969 /* Number of IPv4 addresses to validate. */
16970 #define MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4_NUM_ITEMS_OFST 4
16971 #define MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4_NUM_ITEMS_LEN 4
16972 /* The IPv4 addresses to validate, in struct MC_TSA_IPV4_ITEM format. */
16973 #define MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4_IPV4_ITEM_OFST 8
16974 #define MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4_IPV4_ITEM_LEN 8
16975 #define MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4_IPV4_ITEM_LO_OFST 8
16976 #define MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4_IPV4_ITEM_HI_OFST 12
16977 #define MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4_IPV4_ITEM_MINNUM 1
16978 #define MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4_IPV4_ITEM_MAXNUM 30
16979
16980 /* MC_CMD_TSA_IPADDR_OUT_VALIDATE_IPV4 msgresponse */
16981 #define MC_CMD_TSA_IPADDR_OUT_VALIDATE_IPV4_LEN 0
16982
16983 /* MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4 msgrequest */
16984 #define MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4_LENMIN 16
16985 #define MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4_LENMAX 248
16986 #define MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4_LEN(num) (8+8*(num))
16987 /* Header containing information to identify which sub-operation of this
16988  * command to perform. The header contains a 16-bit op-code. Unused space in
16989  * this field is reserved for future expansion.
16990  */
16991 #define MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4_OP_HDR_OFST 0
16992 #define MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4_OP_HDR_LEN 4
16993 #define MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4_OP_LBN 0
16994 #define MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4_OP_WIDTH 16
16995 /* Number of IPv4 addresses to remove. */
16996 #define MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4_NUM_ITEMS_OFST 4
16997 #define MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4_NUM_ITEMS_LEN 4
16998 /* The IPv4 addresses that have expired, in struct MC_TSA_IPV4_ITEM format. */
16999 #define MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4_IPV4_ITEM_OFST 8
17000 #define MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4_IPV4_ITEM_LEN 8
17001 #define MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4_IPV4_ITEM_LO_OFST 8
17002 #define MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4_IPV4_ITEM_HI_OFST 12
17003 #define MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4_IPV4_ITEM_MINNUM 1
17004 #define MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4_IPV4_ITEM_MAXNUM 30
17005
17006 /* MC_CMD_TSA_IPADDR_OUT_REMOVE_IPV4 msgresponse */
17007 #define MC_CMD_TSA_IPADDR_OUT_REMOVE_IPV4_LEN 0
17008
17009
17010 /***********************************/
17011 /* MC_CMD_SECURE_NIC_INFO
17012  * Get secure NIC information. While many of the features reported by these
17013  * commands are related to TSA, they must be supported in firmware where TSA is
17014  * disabled.
17015  */
17016 #define MC_CMD_SECURE_NIC_INFO 0x132
17017 #undef  MC_CMD_0x132_PRIVILEGE_CTG
17018
17019 #define MC_CMD_0x132_PRIVILEGE_CTG SRIOV_CTG_GENERAL
17020
17021 /* MC_CMD_SECURE_NIC_INFO_IN msgrequest */
17022 #define MC_CMD_SECURE_NIC_INFO_IN_LEN 4
17023 /* sub-operation code info */
17024 #define MC_CMD_SECURE_NIC_INFO_IN_OP_HDR_OFST 0
17025 #define MC_CMD_SECURE_NIC_INFO_IN_OP_HDR_LEN 4
17026 #define MC_CMD_SECURE_NIC_INFO_IN_OP_LBN 0
17027 #define MC_CMD_SECURE_NIC_INFO_IN_OP_WIDTH 16
17028 /* enum: Get the status of various security settings, all signed along with a
17029  * challenge chosen by the host.
17030  */
17031 #define MC_CMD_SECURE_NIC_INFO_OP_STATUS 0x0
17032
17033 /* MC_CMD_SECURE_NIC_INFO_IN_STATUS msgrequest */
17034 #define MC_CMD_SECURE_NIC_INFO_IN_STATUS_LEN 24
17035 /* sub-operation code, must be MC_CMD_SECURE_NIC_INFO_OP_STATUS */
17036 #define MC_CMD_SECURE_NIC_INFO_IN_STATUS_OP_HDR_OFST 0
17037 #define MC_CMD_SECURE_NIC_INFO_IN_STATUS_OP_HDR_LEN 4
17038 /* Type of key to be used to sign response. */
17039 #define MC_CMD_SECURE_NIC_INFO_IN_STATUS_KEY_TYPE_OFST 4
17040 #define MC_CMD_SECURE_NIC_INFO_IN_STATUS_KEY_TYPE_LEN 4
17041 #define MC_CMD_SECURE_NIC_INFO_IN_STATUS_UNUSED 0x0 /* enum */
17042 /* enum: Solarflare adapter authentication key, installed by Manftest. */
17043 #define MC_CMD_SECURE_NIC_INFO_IN_STATUS_SF_ADAPTER_AUTH 0x1
17044 /* enum: TSA binding key, installed after adapter is bound to a TSA controller.
17045  * This is not supported in firmware which does not support TSA.
17046  */
17047 #define MC_CMD_SECURE_NIC_INFO_IN_STATUS_TSA_BINDING 0x2
17048 /* enum: Customer adapter authentication key. Installed by the customer in the
17049  * field, but otherwise similar to the Solarflare adapter authentication key.
17050  */
17051 #define MC_CMD_SECURE_NIC_INFO_IN_STATUS_CUSTOMER_ADAPTER_AUTH 0x3
17052 /* Random challenge generated by the host. */
17053 #define MC_CMD_SECURE_NIC_INFO_IN_STATUS_CHALLENGE_OFST 8
17054 #define MC_CMD_SECURE_NIC_INFO_IN_STATUS_CHALLENGE_LEN 16
17055
17056 /* MC_CMD_SECURE_NIC_INFO_OUT_STATUS msgresponse */
17057 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_LEN 420
17058 /* Length of the signature in MSG_SIGNATURE. */
17059 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_MSG_SIGNATURE_LEN_OFST 0
17060 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_MSG_SIGNATURE_LEN_LEN 4
17061 /* Signature over the message, starting at MESSAGE_TYPE and continuing to the
17062  * end of the MCDI response, allowing the message format to be extended. The
17063  * signature uses ECDSA 384 encoding in ASN.1 format. It has variable length,
17064  * with a maximum of 384 bytes.
17065  */
17066 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_MSG_SIGNATURE_OFST 4
17067 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_MSG_SIGNATURE_LEN 384
17068 /* Enum value indicating the type of response. This protects against chosen
17069  * message attacks. The enum values are random rather than sequential to make
17070  * it unlikely that values will be reused should other commands in a different
17071  * namespace need to create signed messages.
17072  */
17073 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_MESSAGE_TYPE_OFST 388
17074 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_MESSAGE_TYPE_LEN 4
17075 /* enum: Message type value for the response to a
17076  * MC_CMD_SECURE_NIC_INFO_IN_STATUS message.
17077  */
17078 #define MC_CMD_SECURE_NIC_INFO_STATUS 0xdb4
17079 /* The challenge provided by the host in the MC_CMD_SECURE_NIC_INFO_IN_STATUS
17080  * message
17081  */
17082 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_CHALLENGE_OFST 392
17083 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_CHALLENGE_LEN 16
17084 /* The first 32 bits of XPM memory, which include security and flag bits, die
17085  * ID and chip ID revision. The meaning of these bits is defined in
17086  * mc/include/mc/xpm.h in the firmwaresrc repository.
17087  */
17088 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_XPM_STATUS_BITS_OFST 408
17089 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_XPM_STATUS_BITS_LEN 4
17090 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_FIRMWARE_VERSION_A_OFST 412
17091 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_FIRMWARE_VERSION_A_LEN 2
17092 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_FIRMWARE_VERSION_B_OFST 414
17093 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_FIRMWARE_VERSION_B_LEN 2
17094 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_FIRMWARE_VERSION_C_OFST 416
17095 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_FIRMWARE_VERSION_C_LEN 2
17096 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_FIRMWARE_VERSION_D_OFST 418
17097 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_FIRMWARE_VERSION_D_LEN 2
17098
17099
17100 /***********************************/
17101 /* MC_CMD_TSA_TEST
17102  * A simple ping-pong command just to test the adapter<>controller MCDI
17103  * communication channel. This command makes not changes to the TSA adapter's
17104  * internal state. It is used by the controller just to verify that the MCDI
17105  * communication channel is working fine. This command takes no additonal
17106  * parameters in request or response.
17107  */
17108 #define MC_CMD_TSA_TEST 0x125
17109 #undef  MC_CMD_0x125_PRIVILEGE_CTG
17110
17111 #define MC_CMD_0x125_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
17112
17113 /* MC_CMD_TSA_TEST_IN msgrequest */
17114 #define MC_CMD_TSA_TEST_IN_LEN 0
17115
17116 /* MC_CMD_TSA_TEST_OUT msgresponse */
17117 #define MC_CMD_TSA_TEST_OUT_LEN 0
17118
17119
17120 /***********************************/
17121 /* MC_CMD_TSA_RULESET_OVERRIDE
17122  * Override TSA ruleset that is currently active on the adapter. This operation
17123  * does not modify the ruleset itself. This operation provides a mechanism to
17124  * apply an allow-all or deny-all operation on all packets, thereby completely
17125  * ignoring the rule-set configured on the adapter. The main purpose of this
17126  * operation is to provide a deterministic state to the TSA firewall during
17127  * rule-set transitions.
17128  */
17129 #define MC_CMD_TSA_RULESET_OVERRIDE 0x12a
17130 #undef  MC_CMD_0x12a_PRIVILEGE_CTG
17131
17132 #define MC_CMD_0x12a_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
17133
17134 /* MC_CMD_TSA_RULESET_OVERRIDE_IN msgrequest */
17135 #define MC_CMD_TSA_RULESET_OVERRIDE_IN_LEN 4
17136 /* The override state to apply. */
17137 #define MC_CMD_TSA_RULESET_OVERRIDE_IN_STATE_OFST 0
17138 #define MC_CMD_TSA_RULESET_OVERRIDE_IN_STATE_LEN 4
17139 /* enum: No override in place - the existing ruleset is in operation. */
17140 #define MC_CMD_TSA_RULESET_OVERRIDE_NONE 0x0
17141 /* enum: Block all packets seen on all datapath channel except those packets
17142  * required for basic configuration of the TSA NIC such as ARPs and TSA-
17143  * communication traffic. Such exceptional traffic is handled differently
17144  * compared to TSA rulesets.
17145  */
17146 #define MC_CMD_TSA_RULESET_OVERRIDE_BLOCK 0x1
17147 /* enum: Allow all packets through all datapath channel. The TSA adapter
17148  * behaves like a normal NIC without any firewalls.
17149  */
17150 #define MC_CMD_TSA_RULESET_OVERRIDE_ALLOW 0x2
17151
17152 /* MC_CMD_TSA_RULESET_OVERRIDE_OUT msgresponse */
17153 #define MC_CMD_TSA_RULESET_OVERRIDE_OUT_LEN 0
17154
17155
17156 /***********************************/
17157 /* MC_CMD_TSAC_REQUEST
17158  * Generic command to send requests from a TSA controller to a TSA adapter.
17159  * Specific usage is determined by the TYPE field.
17160  */
17161 #define MC_CMD_TSAC_REQUEST 0x12b
17162 #undef  MC_CMD_0x12b_PRIVILEGE_CTG
17163
17164 #define MC_CMD_0x12b_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
17165
17166 /* MC_CMD_TSAC_REQUEST_IN msgrequest */
17167 #define MC_CMD_TSAC_REQUEST_IN_LEN 4
17168 /* The type of request from the controller. */
17169 #define MC_CMD_TSAC_REQUEST_IN_TYPE_OFST 0
17170 #define MC_CMD_TSAC_REQUEST_IN_TYPE_LEN 4
17171 /* enum: Request the adapter to resend localIP information from it's cache. The
17172  * command does not return any IP address information; IP addresses are sent as
17173  * TSA notifications as descibed in MC_CMD_TSA_INFO_IN_LOCAL_IP.
17174  */
17175 #define MC_CMD_TSAC_REQUEST_LOCALIP 0x0
17176
17177 /* MC_CMD_TSAC_REQUEST_OUT msgresponse */
17178 #define MC_CMD_TSAC_REQUEST_OUT_LEN 0
17179
17180
17181 /***********************************/
17182 /* MC_CMD_SUC_VERSION
17183  * Get the version of the SUC
17184  */
17185 #define MC_CMD_SUC_VERSION 0x134
17186 #undef  MC_CMD_0x134_PRIVILEGE_CTG
17187
17188 #define MC_CMD_0x134_PRIVILEGE_CTG SRIOV_CTG_GENERAL
17189
17190 /* MC_CMD_SUC_VERSION_IN msgrequest */
17191 #define MC_CMD_SUC_VERSION_IN_LEN 0
17192
17193 /* MC_CMD_SUC_VERSION_OUT msgresponse */
17194 #define MC_CMD_SUC_VERSION_OUT_LEN 24
17195 /* The SUC firmware version as four numbers - a.b.c.d */
17196 #define MC_CMD_SUC_VERSION_OUT_VERSION_OFST 0
17197 #define MC_CMD_SUC_VERSION_OUT_VERSION_LEN 4
17198 #define MC_CMD_SUC_VERSION_OUT_VERSION_NUM 4
17199 /* The date, in seconds since the Unix epoch, when the firmware image was
17200  * built.
17201  */
17202 #define MC_CMD_SUC_VERSION_OUT_BUILD_DATE_OFST 16
17203 #define MC_CMD_SUC_VERSION_OUT_BUILD_DATE_LEN 4
17204 /* The ID of the SUC chip. This is specific to the platform but typically
17205  * indicates family, memory sizes etc. See SF-116728-SW for further details.
17206  */
17207 #define MC_CMD_SUC_VERSION_OUT_CHIP_ID_OFST 20
17208 #define MC_CMD_SUC_VERSION_OUT_CHIP_ID_LEN 4
17209
17210 /* MC_CMD_SUC_BOOT_VERSION_IN msgrequest: Get the version of the SUC boot
17211  * loader.
17212  */
17213 #define MC_CMD_SUC_BOOT_VERSION_IN_LEN 4
17214 #define MC_CMD_SUC_BOOT_VERSION_IN_MAGIC_OFST 0
17215 #define MC_CMD_SUC_BOOT_VERSION_IN_MAGIC_LEN 4
17216 /* enum: Requests the SUC boot version. */
17217 #define MC_CMD_SUC_VERSION_GET_BOOT_VERSION 0xb007700b
17218
17219 /* MC_CMD_SUC_BOOT_VERSION_OUT msgresponse */
17220 #define MC_CMD_SUC_BOOT_VERSION_OUT_LEN 4
17221 /* The SUC boot version */
17222 #define MC_CMD_SUC_BOOT_VERSION_OUT_VERSION_OFST 0
17223 #define MC_CMD_SUC_BOOT_VERSION_OUT_VERSION_LEN 4
17224
17225
17226 /***********************************/
17227 /* MC_CMD_SUC_MANFTEST
17228  * Operations to support manftest on SUC based systems.
17229  */
17230 #define MC_CMD_SUC_MANFTEST 0x135
17231 #undef  MC_CMD_0x135_PRIVILEGE_CTG
17232
17233 #define MC_CMD_0x135_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
17234
17235 /* MC_CMD_SUC_MANFTEST_IN msgrequest */
17236 #define MC_CMD_SUC_MANFTEST_IN_LEN 4
17237 /* The manftest operation to be performed. */
17238 #define MC_CMD_SUC_MANFTEST_IN_OP_OFST 0
17239 #define MC_CMD_SUC_MANFTEST_IN_OP_LEN 4
17240 /* enum: Read serial number and use count. */
17241 #define MC_CMD_SUC_MANFTEST_WEAROUT_READ 0x0
17242 /* enum: Update use count on wearout adapter. */
17243 #define MC_CMD_SUC_MANFTEST_WEAROUT_UPDATE 0x1
17244 /* enum: Start an ADC calibration. */
17245 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_START 0x2
17246 /* enum: Read the status of an ADC calibration. */
17247 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS 0x3
17248 /* enum: Read the results of an ADC calibration. */
17249 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_RESULT 0x4
17250 /* enum: Read the PCIe configuration. */
17251 #define MC_CMD_SUC_MANFTEST_CONFIG_PCIE_READ 0x5
17252 /* enum: Write the PCIe configuration. */
17253 #define MC_CMD_SUC_MANFTEST_CONFIG_PCIE_WRITE 0x6
17254 /* enum: Write FRU information to SUC. The FRU information is taken from the
17255  * FRU_INFORMATION partition. Attempts to write to read-only FRUs are rejected.
17256  */
17257 #define MC_CMD_SUC_MANFTEST_FRU_WRITE 0x7
17258
17259 /* MC_CMD_SUC_MANFTEST_OUT msgresponse */
17260 #define MC_CMD_SUC_MANFTEST_OUT_LEN 0
17261
17262 /* MC_CMD_SUC_MANFTEST_WEAROUT_READ_IN msgrequest */
17263 #define MC_CMD_SUC_MANFTEST_WEAROUT_READ_IN_LEN 4
17264 /* The manftest operation to be performed. This must be
17265  * MC_CMD_SUC_MANFTEST_WEAROUT_READ.
17266  */
17267 #define MC_CMD_SUC_MANFTEST_WEAROUT_READ_IN_OP_OFST 0
17268 #define MC_CMD_SUC_MANFTEST_WEAROUT_READ_IN_OP_LEN 4
17269
17270 /* MC_CMD_SUC_MANFTEST_WEAROUT_READ_OUT msgresponse */
17271 #define MC_CMD_SUC_MANFTEST_WEAROUT_READ_OUT_LEN 20
17272 /* The serial number of the wearout adapter, see SF-112717-PR for format. */
17273 #define MC_CMD_SUC_MANFTEST_WEAROUT_READ_OUT_SERIAL_NUMBER_OFST 0
17274 #define MC_CMD_SUC_MANFTEST_WEAROUT_READ_OUT_SERIAL_NUMBER_LEN 16
17275 /* The use count of the wearout adapter. */
17276 #define MC_CMD_SUC_MANFTEST_WEAROUT_READ_OUT_USE_COUNT_OFST 16
17277 #define MC_CMD_SUC_MANFTEST_WEAROUT_READ_OUT_USE_COUNT_LEN 4
17278
17279 /* MC_CMD_SUC_MANFTEST_WEAROUT_UPDATE_IN msgrequest */
17280 #define MC_CMD_SUC_MANFTEST_WEAROUT_UPDATE_IN_LEN 4
17281 /* The manftest operation to be performed. This must be
17282  * MC_CMD_SUC_MANFTEST_WEAROUT_UPDATE.
17283  */
17284 #define MC_CMD_SUC_MANFTEST_WEAROUT_UPDATE_IN_OP_OFST 0
17285 #define MC_CMD_SUC_MANFTEST_WEAROUT_UPDATE_IN_OP_LEN 4
17286
17287 /* MC_CMD_SUC_MANFTEST_WEAROUT_UPDATE_OUT msgresponse */
17288 #define MC_CMD_SUC_MANFTEST_WEAROUT_UPDATE_OUT_LEN 0
17289
17290 /* MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_START_IN msgrequest */
17291 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_START_IN_LEN 4
17292 /* The manftest operation to be performed. This must be
17293  * MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_START.
17294  */
17295 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_START_IN_OP_OFST 0
17296 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_START_IN_OP_LEN 4
17297
17298 /* MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_START_OUT msgresponse */
17299 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_START_OUT_LEN 0
17300
17301 /* MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS_IN msgrequest */
17302 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS_IN_LEN 4
17303 /* The manftest operation to be performed. This must be
17304  * MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS.
17305  */
17306 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS_IN_OP_OFST 0
17307 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS_IN_OP_LEN 4
17308
17309 /* MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS_OUT msgresponse */
17310 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS_OUT_LEN 4
17311 /* The combined status of the calibration operation. */
17312 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS_OUT_FLAGS_OFST 0
17313 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS_OUT_FLAGS_LEN 4
17314 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS_OUT_CALIBRATING_LBN 0
17315 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS_OUT_CALIBRATING_WIDTH 1
17316 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS_OUT_FAILED_LBN 1
17317 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS_OUT_FAILED_WIDTH 1
17318 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS_OUT_RESULT_LBN 2
17319 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS_OUT_RESULT_WIDTH 4
17320 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS_OUT_INDEX_LBN 6
17321 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS_OUT_INDEX_WIDTH 2
17322
17323 /* MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_RESULT_IN msgrequest */
17324 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_RESULT_IN_LEN 4
17325 /* The manftest operation to be performed. This must be
17326  * MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_RESULT.
17327  */
17328 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_RESULT_IN_OP_OFST 0
17329 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_RESULT_IN_OP_LEN 4
17330
17331 /* MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_RESULT_OUT msgresponse */
17332 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_RESULT_OUT_LEN 12
17333 /* The set of calibration results. */
17334 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_RESULT_OUT_VALUE_OFST 0
17335 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_RESULT_OUT_VALUE_LEN 4
17336 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_RESULT_OUT_VALUE_NUM 3
17337
17338 /* MC_CMD_SUC_MANFTEST_CONFIG_PCIE_READ_IN msgrequest */
17339 #define MC_CMD_SUC_MANFTEST_CONFIG_PCIE_READ_IN_LEN 4
17340 /* The manftest operation to be performed. This must be
17341  * MC_CMD_SUC_MANFTEST_CONFIG_PCIE_READ.
17342  */
17343 #define MC_CMD_SUC_MANFTEST_CONFIG_PCIE_READ_IN_OP_OFST 0
17344 #define MC_CMD_SUC_MANFTEST_CONFIG_PCIE_READ_IN_OP_LEN 4
17345
17346 /* MC_CMD_SUC_MANFTEST_CONFIG_PCIE_READ_OUT msgresponse */
17347 #define MC_CMD_SUC_MANFTEST_CONFIG_PCIE_READ_OUT_LEN 4
17348 /* The PCIe vendor ID. */
17349 #define MC_CMD_SUC_MANFTEST_CONFIG_PCIE_READ_OUT_VENDOR_ID_OFST 0
17350 #define MC_CMD_SUC_MANFTEST_CONFIG_PCIE_READ_OUT_VENDOR_ID_LEN 2
17351 /* The PCIe device ID. */
17352 #define MC_CMD_SUC_MANFTEST_CONFIG_PCIE_READ_OUT_DEVICE_ID_OFST 2
17353 #define MC_CMD_SUC_MANFTEST_CONFIG_PCIE_READ_OUT_DEVICE_ID_LEN 2
17354
17355 /* MC_CMD_SUC_MANFTEST_CONFIG_PCIE_WRITE_IN msgrequest */
17356 #define MC_CMD_SUC_MANFTEST_CONFIG_PCIE_WRITE_IN_LEN 8
17357 /* The manftest operation to be performed. This must be
17358  * MC_CMD_SUC_MANFTEST_CONFIG_PCIE_WRITE.
17359  */
17360 #define MC_CMD_SUC_MANFTEST_CONFIG_PCIE_WRITE_IN_OP_OFST 0
17361 #define MC_CMD_SUC_MANFTEST_CONFIG_PCIE_WRITE_IN_OP_LEN 4
17362 /* The PCIe vendor ID. */
17363 #define MC_CMD_SUC_MANFTEST_CONFIG_PCIE_WRITE_IN_VENDOR_ID_OFST 4
17364 #define MC_CMD_SUC_MANFTEST_CONFIG_PCIE_WRITE_IN_VENDOR_ID_LEN 2
17365 /* The PCIe device ID. */
17366 #define MC_CMD_SUC_MANFTEST_CONFIG_PCIE_WRITE_IN_DEVICE_ID_OFST 6
17367 #define MC_CMD_SUC_MANFTEST_CONFIG_PCIE_WRITE_IN_DEVICE_ID_LEN 2
17368
17369 /* MC_CMD_SUC_MANFTEST_CONFIG_PCIE_WRITE_OUT msgresponse */
17370 #define MC_CMD_SUC_MANFTEST_CONFIG_PCIE_WRITE_OUT_LEN 0
17371
17372 /* MC_CMD_SUC_MANFTEST_FRU_WRITE_IN msgrequest */
17373 #define MC_CMD_SUC_MANFTEST_FRU_WRITE_IN_LEN 4
17374 /* The manftest operation to be performed. This must be
17375  * MC_CMD_SUC_MANFTEST_FRU_WRITE
17376  */
17377 #define MC_CMD_SUC_MANFTEST_FRU_WRITE_IN_OP_OFST 0
17378 #define MC_CMD_SUC_MANFTEST_FRU_WRITE_IN_OP_LEN 4
17379
17380 /* MC_CMD_SUC_MANFTEST_FRU_WRITE_OUT msgresponse */
17381 #define MC_CMD_SUC_MANFTEST_FRU_WRITE_OUT_LEN 0
17382
17383
17384 /***********************************/
17385 /* MC_CMD_GET_CERTIFICATE
17386  * Request a certificate.
17387  */
17388 #define MC_CMD_GET_CERTIFICATE 0x12c
17389 #undef  MC_CMD_0x12c_PRIVILEGE_CTG
17390
17391 #define MC_CMD_0x12c_PRIVILEGE_CTG SRIOV_CTG_GENERAL
17392
17393 /* MC_CMD_GET_CERTIFICATE_IN msgrequest */
17394 #define MC_CMD_GET_CERTIFICATE_IN_LEN 8
17395 /* Type of the certificate to be retrieved. */
17396 #define MC_CMD_GET_CERTIFICATE_IN_TYPE_OFST 0
17397 #define MC_CMD_GET_CERTIFICATE_IN_TYPE_LEN 4
17398 #define MC_CMD_GET_CERTIFICATE_IN_UNUSED 0x0 /* enum */
17399 #define MC_CMD_GET_CERTIFICATE_IN_AAC 0x1 /* enum */
17400 /* enum: Adapter Authentication Certificate (AAC). The AAC is unique to each
17401  * adapter and is used to verify its authenticity. It is installed by Manftest.
17402  */
17403 #define MC_CMD_GET_CERTIFICATE_IN_ADAPTER_AUTH 0x1
17404 #define MC_CMD_GET_CERTIFICATE_IN_AASC 0x2 /* enum */
17405 /* enum: Adapter Authentication Signing Certificate (AASC). The AASC is shared
17406  * by a group of adapters (typically a purchase order) and is used to verify
17407  * the validity of AAC along with the SF root certificate. It is installed by
17408  * Manftest.
17409  */
17410 #define MC_CMD_GET_CERTIFICATE_IN_ADAPTER_AUTH_SIGNING 0x2
17411 #define MC_CMD_GET_CERTIFICATE_IN_CUSTOMER_AAC 0x3 /* enum */
17412 /* enum: Customer Adapter Authentication Certificate. The Customer AAC is
17413  * unique to each adapter and is used to verify its authenticity in cases where
17414  * either the AAC is not installed or a customer desires to use their own
17415  * certificate chain. It is installed by the customer.
17416  */
17417 #define MC_CMD_GET_CERTIFICATE_IN_CUSTOMER_ADAPTER_AUTH 0x3
17418 #define MC_CMD_GET_CERTIFICATE_IN_CUSTOMER_AASC 0x4 /* enum */
17419 /* enum: Customer Adapter Authentication Certificate. The Customer AASC is
17420  * shared by a group of adapters and is used to verify the validity of the
17421  * Customer AAC along with the customers root certificate. It is installed by
17422  * the customer.
17423  */
17424 #define MC_CMD_GET_CERTIFICATE_IN_CUSTOMER_ADAPTER_AUTH_SIGNING 0x4
17425 /* Offset, measured in bytes, relative to the start of the certificate data
17426  * from which the certificate is to be retrieved.
17427  */
17428 #define MC_CMD_GET_CERTIFICATE_IN_OFFSET_OFST 4
17429 #define MC_CMD_GET_CERTIFICATE_IN_OFFSET_LEN 4
17430
17431 /* MC_CMD_GET_CERTIFICATE_OUT msgresponse */
17432 #define MC_CMD_GET_CERTIFICATE_OUT_LENMIN 13
17433 #define MC_CMD_GET_CERTIFICATE_OUT_LENMAX 252
17434 #define MC_CMD_GET_CERTIFICATE_OUT_LEN(num) (12+1*(num))
17435 /* Type of the certificate. */
17436 #define MC_CMD_GET_CERTIFICATE_OUT_TYPE_OFST 0
17437 #define MC_CMD_GET_CERTIFICATE_OUT_TYPE_LEN 4
17438 /*            Enum values, see field(s): */
17439 /*               MC_CMD_GET_CERTIFICATE_IN/TYPE */
17440 /* Offset, measured in bytes, relative to the start of the certificate data
17441  * from which data in this message starts.
17442  */
17443 #define MC_CMD_GET_CERTIFICATE_OUT_OFFSET_OFST 4
17444 #define MC_CMD_GET_CERTIFICATE_OUT_OFFSET_LEN 4
17445 /* Total length of the certificate data. */
17446 #define MC_CMD_GET_CERTIFICATE_OUT_TOTAL_LENGTH_OFST 8
17447 #define MC_CMD_GET_CERTIFICATE_OUT_TOTAL_LENGTH_LEN 4
17448 /* The certificate data. */
17449 #define MC_CMD_GET_CERTIFICATE_OUT_DATA_OFST 12
17450 #define MC_CMD_GET_CERTIFICATE_OUT_DATA_LEN 1
17451 #define MC_CMD_GET_CERTIFICATE_OUT_DATA_MINNUM 1
17452 #define MC_CMD_GET_CERTIFICATE_OUT_DATA_MAXNUM 240
17453
17454
17455 /***********************************/
17456 /* MC_CMD_GET_NIC_GLOBAL
17457  * Get a global value which applies to all PCI functions
17458  */
17459 #define MC_CMD_GET_NIC_GLOBAL 0x12d
17460 #undef  MC_CMD_0x12d_PRIVILEGE_CTG
17461
17462 #define MC_CMD_0x12d_PRIVILEGE_CTG SRIOV_CTG_GENERAL
17463
17464 /* MC_CMD_GET_NIC_GLOBAL_IN msgrequest */
17465 #define MC_CMD_GET_NIC_GLOBAL_IN_LEN 4
17466 /* Key to request value for, see enum values in MC_CMD_SET_NIC_GLOBAL. If the
17467  * given key is unknown to the current firmware, the call will fail with
17468  * ENOENT.
17469  */
17470 #define MC_CMD_GET_NIC_GLOBAL_IN_KEY_OFST 0
17471 #define MC_CMD_GET_NIC_GLOBAL_IN_KEY_LEN 4
17472
17473 /* MC_CMD_GET_NIC_GLOBAL_OUT msgresponse */
17474 #define MC_CMD_GET_NIC_GLOBAL_OUT_LEN 4
17475 /* Value of requested key, see key descriptions below. */
17476 #define MC_CMD_GET_NIC_GLOBAL_OUT_VALUE_OFST 0
17477 #define MC_CMD_GET_NIC_GLOBAL_OUT_VALUE_LEN 4
17478
17479
17480 /***********************************/
17481 /* MC_CMD_SET_NIC_GLOBAL
17482  * Set a global value which applies to all PCI functions. Most global values
17483  * can only be changed under specific conditions, and this call will return an
17484  * appropriate error otherwise (see key descriptions).
17485  */
17486 #define MC_CMD_SET_NIC_GLOBAL 0x12e
17487 #undef  MC_CMD_0x12e_PRIVILEGE_CTG
17488
17489 #define MC_CMD_0x12e_PRIVILEGE_CTG SRIOV_CTG_ADMIN
17490
17491 /* MC_CMD_SET_NIC_GLOBAL_IN msgrequest */
17492 #define MC_CMD_SET_NIC_GLOBAL_IN_LEN 8
17493 /* Key to change value of. Firmware will return ENOENT for keys it doesn't know
17494  * about.
17495  */
17496 #define MC_CMD_SET_NIC_GLOBAL_IN_KEY_OFST 0
17497 #define MC_CMD_SET_NIC_GLOBAL_IN_KEY_LEN 4
17498 /* enum: Request switching the datapath firmware sub-variant. Currently only
17499  * useful when running the DPDK f/w variant. See key values below, and the DPDK
17500  * section of the EF10 Driver Writers Guide. Note that any driver attaching
17501  * with the SUBVARIANT_AWARE flag cleared is implicitly considered as a request
17502  * to switch back to the default sub-variant, and will thus reset this value.
17503  * If a sub-variant switch happens, all other PCI functions will get their
17504  * resources reset (they will see an MC reboot).
17505  */
17506 #define MC_CMD_SET_NIC_GLOBAL_IN_FIRMWARE_SUBVARIANT 0x1
17507 /* New value to set, see key descriptions above. */
17508 #define MC_CMD_SET_NIC_GLOBAL_IN_VALUE_OFST 4
17509 #define MC_CMD_SET_NIC_GLOBAL_IN_VALUE_LEN 4
17510 /* enum: Only if KEY = FIRMWARE_SUBVARIANT. Default sub-variant with support
17511  * for maximum features for the current f/w variant. A request from a
17512  * privileged function to set this particular value will always succeed.
17513  */
17514 #define MC_CMD_SET_NIC_GLOBAL_IN_FW_SUBVARIANT_DEFAULT 0x0
17515 /* enum: Only if KEY = FIRMWARE_SUBVARIANT. Increases packet rate at the cost
17516  * of not supporting any TX checksum offloads. Only supported when running some
17517  * f/w variants, others will return ENOTSUP (as reported by the homonymous bit
17518  * in MC_CMD_GET_CAPABILITIES_V2). Can only be set when no other drivers are
17519  * attached, and the calling driver must have no resources allocated. See the
17520  * DPDK section of the EF10 Driver Writers Guide for a more detailed
17521  * description with possible error codes.
17522  */
17523 #define MC_CMD_SET_NIC_GLOBAL_IN_FW_SUBVARIANT_NO_TX_CSUM 0x1
17524
17525 #endif /* _SIENA_MC_DRIVER_PCOL_H */
17526 /*! \cidoxg_end */