vmxnet3: remove mtu check
[dpdk.git] / drivers / net / vmxnet3 / vmxnet3_ethdev.h
1 /*-
2  *   BSD LICENSE
3  *
4  *   Copyright(c) 2010-2014 Intel Corporation. All rights reserved.
5  *   All rights reserved.
6  *
7  *   Redistribution and use in source and binary forms, with or without
8  *   modification, are permitted provided that the following conditions
9  *   are met:
10  *
11  *     * Redistributions of source code must retain the above copyright
12  *       notice, this list of conditions and the following disclaimer.
13  *     * Redistributions in binary form must reproduce the above copyright
14  *       notice, this list of conditions and the following disclaimer in
15  *       the documentation and/or other materials provided with the
16  *       distribution.
17  *     * Neither the name of Intel Corporation nor the names of its
18  *       contributors may be used to endorse or promote products derived
19  *       from this software without specific prior written permission.
20  *
21  *   THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS
22  *   "AS IS" AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT
23  *   LIMITED TO, THE IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR
24  *   A PARTICULAR PURPOSE ARE DISCLAIMED. IN NO EVENT SHALL THE COPYRIGHT
25  *   OWNER OR CONTRIBUTORS BE LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL,
26  *   SPECIAL, EXEMPLARY, OR CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT
27  *   LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES; LOSS OF USE,
28  *   DATA, OR PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND ON ANY
29  *   THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT
30  *   (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE
31  *   OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
32  */
33
34 #ifndef _VMXNET3_ETHDEV_H_
35 #define _VMXNET3_ETHDEV_H_
36
37 #ifdef RTE_LIBRTE_VMXNET3_DEBUG_DRIVER
38 #define VMXNET3_ASSERT(x) do { \
39         if (!(x)) rte_panic("VMXNET3: x"); \
40 } while(0)
41 #endif
42
43 #define VMXNET3_MAX_MAC_ADDRS 1
44
45 /* UPT feature to negotiate */
46 #define VMXNET3_F_RXCSUM      0x0001
47 #define VMXNET3_F_RSS         0x0002
48 #define VMXNET3_F_RXVLAN      0x0004
49 #define VMXNET3_F_LRO         0x0008
50
51 /* Hash Types supported by device */
52 #define VMXNET3_RSS_HASH_TYPE_NONE      0x0
53 #define VMXNET3_RSS_HASH_TYPE_IPV4      0x01
54 #define VMXNET3_RSS_HASH_TYPE_TCP_IPV4  0x02
55 #define VMXNET3_RSS_HASH_TYPE_IPV6      0x04
56 #define VMXNET3_RSS_HASH_TYPE_TCP_IPV6  0x08
57
58 #define VMXNET3_RSS_HASH_FUNC_NONE      0x0
59 #define VMXNET3_RSS_HASH_FUNC_TOEPLITZ  0x01
60
61 #define VMXNET3_RSS_MAX_KEY_SIZE        40
62 #define VMXNET3_RSS_MAX_IND_TABLE_SIZE  128
63
64 #define VMXNET3_RSS_OFFLOAD_ALL ( \
65         ETH_RSS_IPV4 | \
66         ETH_RSS_NONFRAG_IPV4_TCP | \
67         ETH_RSS_IPV6 | \
68         ETH_RSS_NONFRAG_IPV6_TCP)
69
70 /* RSS configuration structure - shared with device through GPA */
71 typedef
72 struct VMXNET3_RSSConf {
73         uint16_t   hashType;
74         uint16_t   hashFunc;
75         uint16_t   hashKeySize;
76         uint16_t   indTableSize;
77         uint8_t    hashKey[VMXNET3_RSS_MAX_KEY_SIZE];
78         /*
79          * indTable is only element that can be changed without
80          * device quiesce-reset-update-activation cycle
81          */
82         uint8_t    indTable[VMXNET3_RSS_MAX_IND_TABLE_SIZE];
83 } VMXNET3_RSSConf;
84
85 typedef
86 struct vmxnet3_mf_table {
87         void          *mfTableBase; /* Multicast addresses list */
88         uint64_t      mfTablePA;    /* Physical address of the list */
89         uint16_t      num_addrs;    /* number of multicast addrs */
90 } vmxnet3_mf_table_t;
91
92 struct vmxnet3_hw {
93
94         uint8_t *hw_addr0;      /* BAR0: PT-Passthrough Regs    */
95         uint8_t *hw_addr1;      /* BAR1: VD-Virtual Device Regs */
96         /* BAR2: MSI-X Regs */
97         /* BAR3: Port IO    */
98         void *back;
99
100         uint16_t device_id;
101         uint16_t vendor_id;
102         uint16_t subsystem_device_id;
103         uint16_t subsystem_vendor_id;
104         bool adapter_stopped;
105
106         uint8_t perm_addr[ETHER_ADDR_LEN];
107         uint8_t num_tx_queues;
108         uint8_t num_rx_queues;
109         uint8_t bufs_per_pkt;
110
111         Vmxnet3_TxQueueDesc   *tqd_start;       /* start address of all tx queue desc */
112         Vmxnet3_RxQueueDesc   *rqd_start;       /* start address of all rx queue desc */
113
114         Vmxnet3_DriverShared  *shared;
115         uint64_t              sharedPA;
116
117         uint64_t              queueDescPA;
118         uint16_t              queue_desc_len;
119
120         VMXNET3_RSSConf          *rss_conf;
121         uint64_t                         rss_confPA;
122         vmxnet3_mf_table_t   *mf_table;
123         uint32_t              shadow_vfta[VMXNET3_VFT_SIZE];
124 #define VMXNET3_VFT_TABLE_SIZE     (VMXNET3_VFT_SIZE * sizeof(uint32_t))
125 };
126
127 #define VMXNET3_GET_ADDR_LO(reg)   ((uint32_t)(reg))
128 #define VMXNET3_GET_ADDR_HI(reg)   ((uint32_t)(((uint64_t)(reg)) >> 32))
129
130 /* Config space read/writes */
131
132 #define VMXNET3_PCI_REG(reg) (*((volatile uint32_t *)(reg)))
133
134 static inline uint32_t vmxnet3_read_addr(volatile void *addr)
135 {
136         return VMXNET3_PCI_REG(addr);
137 }
138
139 #define VMXNET3_PCI_REG_WRITE(reg, value) do { \
140         VMXNET3_PCI_REG((reg)) = (value); \
141 } while(0)
142
143 #define VMXNET3_PCI_BAR0_REG_ADDR(hw, reg) \
144         ((volatile uint32_t *)((char *)(hw)->hw_addr0 + (reg)))
145 #define VMXNET3_READ_BAR0_REG(hw, reg) \
146         vmxnet3_read_addr(VMXNET3_PCI_BAR0_REG_ADDR((hw), (reg)))
147 #define VMXNET3_WRITE_BAR0_REG(hw, reg, value) \
148         VMXNET3_PCI_REG_WRITE(VMXNET3_PCI_BAR0_REG_ADDR((hw), (reg)), (value))
149
150 #define VMXNET3_PCI_BAR1_REG_ADDR(hw, reg) \
151         ((volatile uint32_t *)((char *)(hw)->hw_addr1 + (reg)))
152 #define VMXNET3_READ_BAR1_REG(hw, reg) \
153         vmxnet3_read_addr(VMXNET3_PCI_BAR1_REG_ADDR((hw), (reg)))
154 #define VMXNET3_WRITE_BAR1_REG(hw, reg, value) \
155         VMXNET3_PCI_REG_WRITE(VMXNET3_PCI_BAR1_REG_ADDR((hw), (reg)), (value))
156
157 /*
158  * RX/TX function prototypes
159  */
160
161 void vmxnet3_dev_clear_queues(struct rte_eth_dev *dev);
162
163 void vmxnet3_dev_rx_queue_release(void *rxq);
164 void vmxnet3_dev_tx_queue_release(void *txq);
165
166 int  vmxnet3_dev_rx_queue_setup(struct rte_eth_dev *dev, uint16_t rx_queue_id,
167                 uint16_t nb_rx_desc, unsigned int socket_id,
168                 const struct rte_eth_rxconf *rx_conf,
169                 struct rte_mempool *mb_pool);
170 int  vmxnet3_dev_tx_queue_setup(struct rte_eth_dev *dev, uint16_t tx_queue_id,
171                 uint16_t nb_tx_desc, unsigned int socket_id,
172                 const struct rte_eth_txconf *tx_conf);
173
174 int vmxnet3_dev_rxtx_init(struct rte_eth_dev *dev);
175
176 int vmxnet3_rss_configure(struct rte_eth_dev *dev);
177
178 uint16_t vmxnet3_recv_pkts(void *rx_queue, struct rte_mbuf **rx_pkts,
179                 uint16_t nb_pkts);
180 uint16_t vmxnet3_xmit_pkts(void *tx_queue, struct rte_mbuf **tx_pkts,
181                 uint16_t nb_pkts);
182
183 #endif /* _VMXNET3_ETHDEV_H_ */