examples/ip_pipeline: add application thread
[dpdk.git] / examples / ip_pipeline / ip_pipeline.cfg
1 ;   BSD LICENSE
2 ;
3 ;   Copyright(c) 2010-2014 Intel Corporation. All rights reserved.
4 ;   All rights reserved.
5 ;
6 ;   Redistribution and use in source and binary forms, with or without
7 ;   modification, are permitted provided that the following conditions
8 ;   are met:
9 ;
10 ;     * Redistributions of source code must retain the above copyright
11 ;       notice, this list of conditions and the following disclaimer.
12 ;     * Redistributions in binary form must reproduce the above copyright
13 ;       notice, this list of conditions and the following disclaimer in
14 ;       the documentation and/or other materials provided with the
15 ;       distribution.
16 ;     * Neither the name of Intel Corporation nor the names of its
17 ;       contributors may be used to endorse or promote products derived
18 ;       from this software without specific prior written permission.
19 ;
20 ;   THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS
21 ;   "AS IS" AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT
22 ;   LIMITED TO, THE IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR
23 ;   A PARTICULAR PURPOSE ARE DISCLAIMED. IN NO EVENT SHALL THE COPYRIGHT
24 ;   OWNER OR CONTRIBUTORS BE LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL,
25 ;   SPECIAL, EXEMPLARY, OR CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT
26 ;   LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES; LOSS OF USE,
27 ;   DATA, OR PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND ON ANY
28 ;   THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT
29 ;   (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE
30 ;   OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
31
32 ; Core configuration
33 [core 0]
34 type = MASTER
35 queues in  = 15 16 17 -1 -1 -1 -1 -1
36 queues out = 12 13 14 -1 -1 -1 -1 -1
37
38 [core 1]
39 type = RX
40 queues in  = -1 -1 -1 -1 -1 -1 -1 12
41 queues out =  0  1  2  3 -1 -1 -1 15
42
43 [core 2]
44 type = FC
45 queues in  =  0  1  2  3 -1 -1 -1 13
46 queues out =  4  5  6  7 -1 -1 -1 16
47
48 [core 3]
49 type = RT
50 queues in  =  4  5  6  7 -1 -1 -1 14
51 queues out =  8  9 10 11 -1 -1 -1 17
52
53 [core 4]
54 type = TX
55 queues in  =  8  9 10 11 -1 -1 -1 -1
56 queues out = -1 -1 -1 -1 -1 -1 -1 -1