igb_uio: fix build with kernel 3.18
[dpdk.git] / lib / librte_eal / linuxapp / igb_uio / igb_uio.c
1 /*-
2  * GPL LICENSE SUMMARY
3  *
4  *   Copyright(c) 2010-2014 Intel Corporation. All rights reserved.
5  *
6  *   This program is free software; you can redistribute it and/or modify
7  *   it under the terms of version 2 of the GNU General Public License as
8  *   published by the Free Software Foundation.
9  *
10  *   This program is distributed in the hope that it will be useful, but
11  *   WITHOUT ANY WARRANTY; without even the implied warranty of
12  *   MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the GNU
13  *   General Public License for more details.
14  *
15  *   You should have received a copy of the GNU General Public License
16  *   along with this program; if not, write to the Free Software
17  *   Foundation, Inc., 51 Franklin St - Fifth Floor, Boston, MA 02110-1301 USA.
18  *   The full GNU General Public License is included in this distribution
19  *   in the file called LICENSE.GPL.
20  *
21  *   Contact Information:
22  *   Intel Corporation
23  */
24
25 #define pr_fmt(fmt) KBUILD_MODNAME ": " fmt
26
27 #include <linux/device.h>
28 #include <linux/module.h>
29 #include <linux/pci.h>
30 #include <linux/uio_driver.h>
31 #include <linux/io.h>
32 #include <linux/msi.h>
33 #include <linux/version.h>
34
35 #ifdef CONFIG_XEN_DOM0
36 #include <xen/xen.h>
37 #endif
38 #include <rte_pci_dev_features.h>
39
40 #include "compat.h"
41
42 #ifdef RTE_PCI_CONFIG
43 #define PCI_SYS_FILE_BUF_SIZE      10
44 #define PCI_DEV_CAP_REG            0xA4
45 #define PCI_DEV_CTRL_REG           0xA8
46 #define PCI_DEV_CAP_EXT_TAG_MASK   0x20
47 #define PCI_DEV_CTRL_EXT_TAG_SHIFT 8
48 #define PCI_DEV_CTRL_EXT_TAG_MASK  (1 << PCI_DEV_CTRL_EXT_TAG_SHIFT)
49 #endif
50
51 /**
52  * A structure describing the private information for a uio device.
53  */
54 struct rte_uio_pci_dev {
55         struct uio_info info;
56         struct pci_dev *pdev;
57         enum rte_intr_mode mode;
58 };
59
60 static char *intr_mode = NULL;
61 static enum rte_intr_mode igbuio_intr_mode_preferred = RTE_INTR_MODE_MSIX;
62
63 static inline struct rte_uio_pci_dev *
64 igbuio_get_uio_pci_dev(struct uio_info *info)
65 {
66         return container_of(info, struct rte_uio_pci_dev, info);
67 }
68
69 /* sriov sysfs */
70 static ssize_t
71 show_max_vfs(struct device *dev, struct device_attribute *attr,
72              char *buf)
73 {
74         return snprintf(buf, 10, "%u\n",
75                         pci_num_vf(container_of(dev, struct pci_dev, dev)));
76 }
77
78 static ssize_t
79 store_max_vfs(struct device *dev, struct device_attribute *attr,
80               const char *buf, size_t count)
81 {
82         int err = 0;
83         unsigned long max_vfs;
84         struct pci_dev *pdev = container_of(dev, struct pci_dev, dev);
85
86         if (0 != kstrtoul(buf, 0, &max_vfs))
87                 return -EINVAL;
88
89         if (0 == max_vfs)
90                 pci_disable_sriov(pdev);
91         else if (0 == pci_num_vf(pdev))
92                 err = pci_enable_sriov(pdev, max_vfs);
93         else /* do nothing if change max_vfs number */
94                 err = -EINVAL;
95
96         return err ? err : count;
97 }
98
99 #ifdef RTE_PCI_CONFIG
100 static ssize_t
101 show_extended_tag(struct device *dev, struct device_attribute *attr, char *buf)
102 {
103         struct pci_dev *pci_dev = container_of(dev, struct pci_dev, dev);
104         uint32_t val = 0;
105
106         pci_read_config_dword(pci_dev, PCI_DEV_CAP_REG, &val);
107         if (!(val & PCI_DEV_CAP_EXT_TAG_MASK)) /* Not supported */
108                 return snprintf(buf, PCI_SYS_FILE_BUF_SIZE, "%s\n", "invalid");
109
110         val = 0;
111         pci_bus_read_config_dword(pci_dev->bus, pci_dev->devfn,
112                                         PCI_DEV_CTRL_REG, &val);
113
114         return snprintf(buf, PCI_SYS_FILE_BUF_SIZE, "%s\n",
115                 (val & PCI_DEV_CTRL_EXT_TAG_MASK) ? "on" : "off");
116 }
117
118 static ssize_t
119 store_extended_tag(struct device *dev,
120                    struct device_attribute *attr,
121                    const char *buf,
122                    size_t count)
123 {
124         struct pci_dev *pci_dev = container_of(dev, struct pci_dev, dev);
125         uint32_t val = 0, enable;
126
127         if (strncmp(buf, "on", 2) == 0)
128                 enable = 1;
129         else if (strncmp(buf, "off", 3) == 0)
130                 enable = 0;
131         else
132                 return -EINVAL;
133
134         pci_cfg_access_lock(pci_dev);
135         pci_bus_read_config_dword(pci_dev->bus, pci_dev->devfn,
136                                         PCI_DEV_CAP_REG, &val);
137         if (!(val & PCI_DEV_CAP_EXT_TAG_MASK)) { /* Not supported */
138                 pci_cfg_access_unlock(pci_dev);
139                 return -EPERM;
140         }
141
142         val = 0;
143         pci_bus_read_config_dword(pci_dev->bus, pci_dev->devfn,
144                                         PCI_DEV_CTRL_REG, &val);
145         if (enable)
146                 val |= PCI_DEV_CTRL_EXT_TAG_MASK;
147         else
148                 val &= ~PCI_DEV_CTRL_EXT_TAG_MASK;
149         pci_bus_write_config_dword(pci_dev->bus, pci_dev->devfn,
150                                         PCI_DEV_CTRL_REG, val);
151         pci_cfg_access_unlock(pci_dev);
152
153         return count;
154 }
155
156 static ssize_t
157 show_max_read_request_size(struct device *dev,
158                            struct device_attribute *attr,
159                            char *buf)
160 {
161         struct pci_dev *pci_dev = container_of(dev, struct pci_dev, dev);
162         int val = pcie_get_readrq(pci_dev);
163
164         return snprintf(buf, PCI_SYS_FILE_BUF_SIZE, "%d\n", val);
165 }
166
167 static ssize_t
168 store_max_read_request_size(struct device *dev,
169                             struct device_attribute *attr,
170                             const char *buf,
171                             size_t count)
172 {
173         struct pci_dev *pci_dev = container_of(dev, struct pci_dev, dev);
174         unsigned long size = 0;
175         int ret;
176
177         if (0 != kstrtoul(buf, 0, &size))
178                 return -EINVAL;
179
180         ret = pcie_set_readrq(pci_dev, (int)size);
181         if (ret < 0)
182                 return ret;
183
184         return count;
185 }
186 #endif
187
188 static DEVICE_ATTR(max_vfs, S_IRUGO | S_IWUSR, show_max_vfs, store_max_vfs);
189 #ifdef RTE_PCI_CONFIG
190 static DEVICE_ATTR(extended_tag, S_IRUGO | S_IWUSR, show_extended_tag,
191         store_extended_tag);
192 static DEVICE_ATTR(max_read_request_size, S_IRUGO | S_IWUSR,
193         show_max_read_request_size, store_max_read_request_size);
194 #endif
195
196 static struct attribute *dev_attrs[] = {
197         &dev_attr_max_vfs.attr,
198 #ifdef RTE_PCI_CONFIG
199         &dev_attr_extended_tag.attr,
200         &dev_attr_max_read_request_size.attr,
201 #endif
202         NULL,
203 };
204
205 static const struct attribute_group dev_attr_grp = {
206         .attrs = dev_attrs,
207 };
208 /*
209  * It masks the msix on/off of generating MSI-X messages.
210  */
211 static void
212 igbuio_msix_mask_irq(struct msi_desc *desc, int32_t state)
213 {
214         u32 mask_bits = desc->masked;
215         unsigned offset = desc->msi_attrib.entry_nr * PCI_MSIX_ENTRY_SIZE +
216                                                 PCI_MSIX_ENTRY_VECTOR_CTRL;
217
218         if (state != 0)
219                 mask_bits &= ~PCI_MSIX_ENTRY_CTRL_MASKBIT;
220         else
221                 mask_bits |= PCI_MSIX_ENTRY_CTRL_MASKBIT;
222
223         if (mask_bits != desc->masked) {
224                 writel(mask_bits, desc->mask_base + offset);
225                 readl(desc->mask_base);
226                 desc->masked = mask_bits;
227         }
228 }
229
230 /**
231  * This is the irqcontrol callback to be registered to uio_info.
232  * It can be used to disable/enable interrupt from user space processes.
233  *
234  * @param info
235  *  pointer to uio_info.
236  * @param irq_state
237  *  state value. 1 to enable interrupt, 0 to disable interrupt.
238  *
239  * @return
240  *  - On success, 0.
241  *  - On failure, a negative value.
242  */
243 static int
244 igbuio_pci_irqcontrol(struct uio_info *info, s32 irq_state)
245 {
246         struct rte_uio_pci_dev *udev = igbuio_get_uio_pci_dev(info);
247         struct pci_dev *pdev = udev->pdev;
248
249         pci_cfg_access_lock(pdev);
250         if (udev->mode == RTE_INTR_MODE_LEGACY)
251                 pci_intx(pdev, !!irq_state);
252
253         else if (udev->mode == RTE_INTR_MODE_MSIX) {
254                 struct msi_desc *desc;
255
256                 list_for_each_entry(desc, &pdev->msi_list, list)
257                         igbuio_msix_mask_irq(desc, irq_state);
258         }
259         pci_cfg_access_unlock(pdev);
260
261         return 0;
262 }
263
264 /**
265  * This is interrupt handler which will check if the interrupt is for the right device.
266  * If yes, disable it here and will be enable later.
267  */
268 static irqreturn_t
269 igbuio_pci_irqhandler(int irq, struct uio_info *info)
270 {
271         struct rte_uio_pci_dev *udev = igbuio_get_uio_pci_dev(info);
272
273         /* Legacy mode need to mask in hardware */
274         if (udev->mode == RTE_INTR_MODE_LEGACY &&
275             !pci_check_and_mask_intx(udev->pdev))
276                 return IRQ_NONE;
277
278         /* Message signal mode, no share IRQ and automasked */
279         return IRQ_HANDLED;
280 }
281
282 #ifdef CONFIG_XEN_DOM0
283 static int
284 igbuio_dom0_mmap_phys(struct uio_info *info, struct vm_area_struct *vma)
285 {
286         int idx;
287
288         idx = (int)vma->vm_pgoff;
289         vma->vm_page_prot = pgprot_noncached(vma->vm_page_prot);
290 #ifdef HAVE_PTE_MASK_PAGE_IOMAP
291         vma->vm_page_prot.pgprot |= _PAGE_IOMAP;
292 #endif
293
294         return remap_pfn_range(vma,
295                         vma->vm_start,
296                         info->mem[idx].addr >> PAGE_SHIFT,
297                         vma->vm_end - vma->vm_start,
298                         vma->vm_page_prot);
299 }
300
301 /**
302  * This is uio device mmap method which will use igbuio mmap for Xen
303  * Dom0 environment.
304  */
305 static int
306 igbuio_dom0_pci_mmap(struct uio_info *info, struct vm_area_struct *vma)
307 {
308         int idx;
309
310         if (vma->vm_pgoff >= MAX_UIO_MAPS)
311                 return -EINVAL;
312
313         if (info->mem[vma->vm_pgoff].size == 0)
314                 return -EINVAL;
315
316         idx = (int)vma->vm_pgoff;
317         switch (info->mem[idx].memtype) {
318         case UIO_MEM_PHYS:
319                 return igbuio_dom0_mmap_phys(info, vma);
320         case UIO_MEM_LOGICAL:
321         case UIO_MEM_VIRTUAL:
322         default:
323                 return -EINVAL;
324         }
325 }
326 #endif
327
328 /* Remap pci resources described by bar #pci_bar in uio resource n. */
329 static int
330 igbuio_pci_setup_iomem(struct pci_dev *dev, struct uio_info *info,
331                        int n, int pci_bar, const char *name)
332 {
333         unsigned long addr, len;
334         void *internal_addr;
335
336         if (sizeof(info->mem) / sizeof(info->mem[0]) <= n)
337                 return -EINVAL;
338
339         addr = pci_resource_start(dev, pci_bar);
340         len = pci_resource_len(dev, pci_bar);
341         if (addr == 0 || len == 0)
342                 return -1;
343         internal_addr = ioremap(addr, len);
344         if (internal_addr == NULL)
345                 return -1;
346         info->mem[n].name = name;
347         info->mem[n].addr = addr;
348         info->mem[n].internal_addr = internal_addr;
349         info->mem[n].size = len;
350         info->mem[n].memtype = UIO_MEM_PHYS;
351         return 0;
352 }
353
354 /* Get pci port io resources described by bar #pci_bar in uio resource n. */
355 static int
356 igbuio_pci_setup_ioport(struct pci_dev *dev, struct uio_info *info,
357                 int n, int pci_bar, const char *name)
358 {
359         unsigned long addr, len;
360
361         if (sizeof(info->port) / sizeof(info->port[0]) <= n)
362                 return -EINVAL;
363
364         addr = pci_resource_start(dev, pci_bar);
365         len = pci_resource_len(dev, pci_bar);
366         if (addr == 0 || len == 0)
367                 return -EINVAL;
368
369         info->port[n].name = name;
370         info->port[n].start = addr;
371         info->port[n].size = len;
372         info->port[n].porttype = UIO_PORT_X86;
373
374         return 0;
375 }
376
377 /* Unmap previously ioremap'd resources */
378 static void
379 igbuio_pci_release_iomem(struct uio_info *info)
380 {
381         int i;
382
383         for (i = 0; i < MAX_UIO_MAPS; i++) {
384                 if (info->mem[i].internal_addr)
385                         iounmap(info->mem[i].internal_addr);
386         }
387 }
388
389 static int
390 igbuio_setup_bars(struct pci_dev *dev, struct uio_info *info)
391 {
392         int i, iom, iop, ret;
393         unsigned long flags;
394         static const char *bar_names[PCI_STD_RESOURCE_END + 1]  = {
395                 "BAR0",
396                 "BAR1",
397                 "BAR2",
398                 "BAR3",
399                 "BAR4",
400                 "BAR5",
401         };
402
403         iom = 0;
404         iop = 0;
405
406         for (i = 0; i != sizeof(bar_names) / sizeof(bar_names[0]); i++) {
407                 if (pci_resource_len(dev, i) != 0 &&
408                                 pci_resource_start(dev, i) != 0) {
409                         flags = pci_resource_flags(dev, i);
410                         if (flags & IORESOURCE_MEM) {
411                                 ret = igbuio_pci_setup_iomem(dev, info, iom,
412                                                              i, bar_names[i]);
413                                 if (ret != 0)
414                                         return ret;
415                                 iom++;
416                         } else if (flags & IORESOURCE_IO) {
417                                 ret = igbuio_pci_setup_ioport(dev, info, iop,
418                                                               i, bar_names[i]);
419                                 if (ret != 0)
420                                         return ret;
421                                 iop++;
422                         }
423                 }
424         }
425
426         return (iom != 0) ? ret : -ENOENT;
427 }
428
429 #if LINUX_VERSION_CODE < KERNEL_VERSION(3, 8, 0)
430 static int __devinit
431 #else
432 static int
433 #endif
434 igbuio_pci_probe(struct pci_dev *dev, const struct pci_device_id *id)
435 {
436         struct rte_uio_pci_dev *udev;
437         struct msix_entry msix_entry;
438         int err;
439
440         udev = kzalloc(sizeof(struct rte_uio_pci_dev), GFP_KERNEL);
441         if (!udev)
442                 return -ENOMEM;
443
444         /*
445          * enable device: ask low-level code to enable I/O and
446          * memory
447          */
448         err = pci_enable_device(dev);
449         if (err != 0) {
450                 dev_err(&dev->dev, "Cannot enable PCI device\n");
451                 goto fail_free;
452         }
453
454         /*
455          * reserve device's PCI memory regions for use by this
456          * module
457          */
458         err = pci_request_regions(dev, "igb_uio");
459         if (err != 0) {
460                 dev_err(&dev->dev, "Cannot request regions\n");
461                 goto fail_disable;
462         }
463
464         /* enable bus mastering on the device */
465         pci_set_master(dev);
466
467         /* remap IO memory */
468         err = igbuio_setup_bars(dev, &udev->info);
469         if (err != 0)
470                 goto fail_release_iomem;
471
472         /* set 64-bit DMA mask */
473         err = pci_set_dma_mask(dev,  DMA_BIT_MASK(64));
474         if (err != 0) {
475                 dev_err(&dev->dev, "Cannot set DMA mask\n");
476                 goto fail_release_iomem;
477         }
478
479         err = pci_set_consistent_dma_mask(dev, DMA_BIT_MASK(64));
480         if (err != 0) {
481                 dev_err(&dev->dev, "Cannot set consistent DMA mask\n");
482                 goto fail_release_iomem;
483         }
484
485         /* fill uio infos */
486         udev->info.name = "igb_uio";
487         udev->info.version = "0.1";
488         udev->info.handler = igbuio_pci_irqhandler;
489         udev->info.irqcontrol = igbuio_pci_irqcontrol;
490 #ifdef CONFIG_XEN_DOM0
491         /* check if the driver run on Xen Dom0 */
492         if (xen_initial_domain())
493                 udev->info.mmap = igbuio_dom0_pci_mmap;
494 #endif
495         udev->info.priv = udev;
496         udev->pdev = dev;
497
498         switch (igbuio_intr_mode_preferred) {
499         case RTE_INTR_MODE_MSIX:
500                 /* Only 1 msi-x vector needed */
501                 msix_entry.entry = 0;
502                 if (pci_enable_msix(dev, &msix_entry, 1) == 0) {
503                         dev_dbg(&dev->dev, "using MSI-X");
504                         udev->info.irq = msix_entry.vector;
505                         udev->mode = RTE_INTR_MODE_MSIX;
506                         break;
507                 }
508                 /* fall back to INTX */
509         case RTE_INTR_MODE_LEGACY:
510                 if (pci_intx_mask_supported(dev)) {
511                         dev_dbg(&dev->dev, "using INTX");
512                         udev->info.irq_flags = IRQF_SHARED;
513                         udev->info.irq = dev->irq;
514                         udev->mode = RTE_INTR_MODE_LEGACY;
515                         break;
516                 }
517                 dev_notice(&dev->dev, "PCI INTX mask not supported\n");
518                 /* fall back to no IRQ */
519         case RTE_INTR_MODE_NONE:
520                 udev->mode = RTE_INTR_MODE_NONE;
521                 udev->info.irq = 0;
522                 break;
523
524         default:
525                 dev_err(&dev->dev, "invalid IRQ mode %u",
526                         igbuio_intr_mode_preferred);
527                 err = -EINVAL;
528                 goto fail_release_iomem;
529         }
530
531         err = sysfs_create_group(&dev->dev.kobj, &dev_attr_grp);
532         if (err != 0)
533                 goto fail_release_iomem;
534
535         /* register uio driver */
536         err = uio_register_device(&dev->dev, &udev->info);
537         if (err != 0)
538                 goto fail_remove_group;
539
540         pci_set_drvdata(dev, udev);
541
542         dev_info(&dev->dev, "uio device registered with irq %lx\n",
543                  udev->info.irq);
544
545         return 0;
546
547 fail_remove_group:
548         sysfs_remove_group(&dev->dev.kobj, &dev_attr_grp);
549 fail_release_iomem:
550         igbuio_pci_release_iomem(&udev->info);
551         if (udev->mode == RTE_INTR_MODE_MSIX)
552                 pci_disable_msix(udev->pdev);
553         pci_release_regions(dev);
554 fail_disable:
555         pci_disable_device(dev);
556 fail_free:
557         kfree(udev);
558
559         return err;
560 }
561
562 static void
563 igbuio_pci_remove(struct pci_dev *dev)
564 {
565         struct uio_info *info = pci_get_drvdata(dev);
566         struct rte_uio_pci_dev *udev = igbuio_get_uio_pci_dev(info);
567
568         if (info->priv == NULL) {
569                 pr_notice("Not igbuio device\n");
570                 return;
571         }
572
573         sysfs_remove_group(&dev->dev.kobj, &dev_attr_grp);
574         uio_unregister_device(info);
575         igbuio_pci_release_iomem(info);
576         if (udev->mode == RTE_INTR_MODE_MSIX)
577                 pci_disable_msix(dev);
578         pci_release_regions(dev);
579         pci_disable_device(dev);
580         pci_set_drvdata(dev, NULL);
581         kfree(info);
582 }
583
584 static int
585 igbuio_config_intr_mode(char *intr_str)
586 {
587         if (!intr_str) {
588                 pr_info("Use MSIX interrupt by default\n");
589                 return 0;
590         }
591
592         if (!strcmp(intr_str, RTE_INTR_MODE_MSIX_NAME)) {
593                 igbuio_intr_mode_preferred = RTE_INTR_MODE_MSIX;
594                 pr_info("Use MSIX interrupt\n");
595         } else if (!strcmp(intr_str, RTE_INTR_MODE_LEGACY_NAME)) {
596                 igbuio_intr_mode_preferred = RTE_INTR_MODE_LEGACY;
597                 pr_info("Use legacy interrupt\n");
598         } else {
599                 pr_info("Error: bad parameter - %s\n", intr_str);
600                 return -EINVAL;
601         }
602
603         return 0;
604 }
605
606 static struct pci_driver igbuio_pci_driver = {
607         .name = "igb_uio",
608         .id_table = NULL,
609         .probe = igbuio_pci_probe,
610         .remove = igbuio_pci_remove,
611 };
612
613 static int __init
614 igbuio_pci_init_module(void)
615 {
616         int ret;
617
618         ret = igbuio_config_intr_mode(intr_mode);
619         if (ret < 0)
620                 return ret;
621
622         return pci_register_driver(&igbuio_pci_driver);
623 }
624
625 static void __exit
626 igbuio_pci_exit_module(void)
627 {
628         pci_unregister_driver(&igbuio_pci_driver);
629 }
630
631 module_init(igbuio_pci_init_module);
632 module_exit(igbuio_pci_exit_module);
633
634 module_param(intr_mode, charp, S_IRUGO);
635 MODULE_PARM_DESC(intr_mode,
636 "igb_uio interrupt mode (default=msix):\n"
637 "    " RTE_INTR_MODE_MSIX_NAME "       Use MSIX interrupt\n"
638 "    " RTE_INTR_MODE_LEGACY_NAME "     Use Legacy interrupt\n"
639 "\n");
640
641 MODULE_DESCRIPTION("UIO driver for Intel IGB PCI cards");
642 MODULE_LICENSE("GPL");
643 MODULE_AUTHOR("Intel Corporation");