1802760426f8e56afb6f02711c58c372adecff10
[dpdk.git] / lib / librte_pmd_ixgbe / ixgbe / ixgbe_api.c
1 /*******************************************************************************
2
3 Copyright (c) 2001-2014, Intel Corporation
4 All rights reserved.
5
6 Redistribution and use in source and binary forms, with or without
7 modification, are permitted provided that the following conditions are met:
8
9  1. Redistributions of source code must retain the above copyright notice,
10     this list of conditions and the following disclaimer.
11
12  2. Redistributions in binary form must reproduce the above copyright
13     notice, this list of conditions and the following disclaimer in the
14     documentation and/or other materials provided with the distribution.
15
16  3. Neither the name of the Intel Corporation nor the names of its
17     contributors may be used to endorse or promote products derived from
18     this software without specific prior written permission.
19
20 THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS "AS IS"
21 AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE
22 IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE
23 ARE DISCLAIMED. IN NO EVENT SHALL THE COPYRIGHT OWNER OR CONTRIBUTORS BE
24 LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR
25 CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF
26 SUBSTITUTE GOODS OR SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS
27 INTERRUPTION) HOWEVER CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN
28 CONTRACT, STRICT LIABILITY, OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE)
29 ARISING IN ANY WAY OUT OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF THE
30 POSSIBILITY OF SUCH DAMAGE.
31
32 ***************************************************************************/
33
34 #include "ixgbe_api.h"
35 #include "ixgbe_common.h"
36 #ident "$Id: ixgbe_api.c,v 1.207 2013/11/22 01:02:01 jtkirshe Exp $"
37
38 /**
39  * ixgbe_dcb_get_rtrup2tc - read rtrup2tc reg
40  * @hw: pointer to hardware structure
41  * @map: pointer to u8 arr for returning map
42  *
43  * Read the rtrup2tc HW register and resolve its content into map
44  **/
45 void ixgbe_dcb_get_rtrup2tc(struct ixgbe_hw *hw, u8 *map)
46 {
47         if (hw->mac.ops.get_rtrup2tc)
48                 hw->mac.ops.get_rtrup2tc(hw, map);
49 }
50
51 /**
52  *  ixgbe_init_shared_code - Initialize the shared code
53  *  @hw: pointer to hardware structure
54  *
55  *  This will assign function pointers and assign the MAC type and PHY code.
56  *  Does not touch the hardware. This function must be called prior to any
57  *  other function in the shared code. The ixgbe_hw structure should be
58  *  memset to 0 prior to calling this function.  The following fields in
59  *  hw structure should be filled in prior to calling this function:
60  *  hw_addr, back, device_id, vendor_id, subsystem_device_id,
61  *  subsystem_vendor_id, and revision_id
62  **/
63 s32 ixgbe_init_shared_code(struct ixgbe_hw *hw)
64 {
65         s32 status;
66
67         DEBUGFUNC("ixgbe_init_shared_code");
68
69         /*
70          * Set the mac type
71          */
72         ixgbe_set_mac_type(hw);
73
74         switch (hw->mac.type) {
75         case ixgbe_mac_82598EB:
76                 status = ixgbe_init_ops_82598(hw);
77                 break;
78         case ixgbe_mac_82599EB:
79                 status = ixgbe_init_ops_82599(hw);
80                 break;
81         case ixgbe_mac_X540:
82                 status = ixgbe_init_ops_X540(hw);
83                 break;
84         case ixgbe_mac_X550:
85                 status = ixgbe_init_ops_X550(hw);
86                 break;
87         case ixgbe_mac_X550EM_x:
88                 status = ixgbe_init_ops_X550EM(hw);
89                 break;
90         case ixgbe_mac_82599_vf:
91         case ixgbe_mac_X540_vf:
92         case ixgbe_mac_X550_vf:
93         case ixgbe_mac_X550EM_x_vf:
94                 status = ixgbe_init_ops_vf(hw);
95                 break;
96         default:
97                 status = IXGBE_ERR_DEVICE_NOT_SUPPORTED;
98                 break;
99         }
100
101         return status;
102 }
103
104 /**
105  *  ixgbe_set_mac_type - Sets MAC type
106  *  @hw: pointer to the HW structure
107  *
108  *  This function sets the mac type of the adapter based on the
109  *  vendor ID and device ID stored in the hw structure.
110  **/
111 s32 ixgbe_set_mac_type(struct ixgbe_hw *hw)
112 {
113         s32 ret_val = IXGBE_SUCCESS;
114
115         DEBUGFUNC("ixgbe_set_mac_type\n");
116
117         if (hw->vendor_id != IXGBE_INTEL_VENDOR_ID) {
118                 ERROR_REPORT2(IXGBE_ERROR_UNSUPPORTED,
119                              "Unsupported vendor id: %x", hw->vendor_id);
120                 return IXGBE_ERR_DEVICE_NOT_SUPPORTED;
121         }
122
123         switch (hw->device_id) {
124         case IXGBE_DEV_ID_82598:
125         case IXGBE_DEV_ID_82598_BX:
126         case IXGBE_DEV_ID_82598AF_SINGLE_PORT:
127         case IXGBE_DEV_ID_82598AF_DUAL_PORT:
128         case IXGBE_DEV_ID_82598AT:
129         case IXGBE_DEV_ID_82598AT2:
130         case IXGBE_DEV_ID_82598EB_CX4:
131         case IXGBE_DEV_ID_82598_CX4_DUAL_PORT:
132         case IXGBE_DEV_ID_82598_DA_DUAL_PORT:
133         case IXGBE_DEV_ID_82598_SR_DUAL_PORT_EM:
134         case IXGBE_DEV_ID_82598EB_XF_LR:
135         case IXGBE_DEV_ID_82598EB_SFP_LOM:
136                 hw->mac.type = ixgbe_mac_82598EB;
137                 break;
138         case IXGBE_DEV_ID_82599_KX4:
139         case IXGBE_DEV_ID_82599_KX4_MEZZ:
140         case IXGBE_DEV_ID_82599_XAUI_LOM:
141         case IXGBE_DEV_ID_82599_COMBO_BACKPLANE:
142         case IXGBE_DEV_ID_82599_KR:
143         case IXGBE_DEV_ID_82599_SFP:
144         case IXGBE_DEV_ID_82599_BACKPLANE_FCOE:
145         case IXGBE_DEV_ID_82599_SFP_FCOE:
146         case IXGBE_DEV_ID_82599_SFP_EM:
147         case IXGBE_DEV_ID_82599_SFP_SF2:
148         case IXGBE_DEV_ID_82599_SFP_SF_QP:
149         case IXGBE_DEV_ID_82599_QSFP_SF_QP:
150         case IXGBE_DEV_ID_82599EN_SFP:
151         case IXGBE_DEV_ID_82599_CX4:
152         case IXGBE_DEV_ID_82599_LS:
153         case IXGBE_DEV_ID_82599_T3_LOM:
154                 hw->mac.type = ixgbe_mac_82599EB;
155                 break;
156         case IXGBE_DEV_ID_82599_VF:
157         case IXGBE_DEV_ID_82599_VF_HV:
158                 hw->mac.type = ixgbe_mac_82599_vf;
159                 break;
160         case IXGBE_DEV_ID_X540_VF:
161         case IXGBE_DEV_ID_X540_VF_HV:
162                 hw->mac.type = ixgbe_mac_X540_vf;
163                 break;
164         case IXGBE_DEV_ID_X540T:
165         case IXGBE_DEV_ID_X540T1:
166                 hw->mac.type = ixgbe_mac_X540;
167                 break;
168         case IXGBE_DEV_ID_X550T:
169                 hw->mac.type = ixgbe_mac_X550;
170                 break;
171         case IXGBE_DEV_ID_X550EM_X:
172         case IXGBE_DEV_ID_X550EM_X_KX4:
173         case IXGBE_DEV_ID_X550EM_X_KR:
174         case IXGBE_DEV_ID_X550EM_X_SFP:
175                 hw->mac.type = ixgbe_mac_X550EM_x;
176                 break;
177         case IXGBE_DEV_ID_X550_VF:
178         case IXGBE_DEV_ID_X550_VF_HV:
179                 hw->mac.type = ixgbe_mac_X550_vf;
180                 break;
181         case IXGBE_DEV_ID_X550EM_X_VF:
182         case IXGBE_DEV_ID_X550EM_X_VF_HV:
183                 hw->mac.type = ixgbe_mac_X550EM_x_vf;
184                 break;
185         default:
186                 ret_val = IXGBE_ERR_DEVICE_NOT_SUPPORTED;
187                 ERROR_REPORT2(IXGBE_ERROR_UNSUPPORTED,
188                              "Unsupported device id: %x",
189                              hw->device_id);
190                 break;
191         }
192
193         DEBUGOUT2("ixgbe_set_mac_type found mac: %d, returns: %d\n",
194                   hw->mac.type, ret_val);
195         return ret_val;
196 }
197
198 /**
199  *  ixgbe_init_hw - Initialize the hardware
200  *  @hw: pointer to hardware structure
201  *
202  *  Initialize the hardware by resetting and then starting the hardware
203  **/
204 s32 ixgbe_init_hw(struct ixgbe_hw *hw)
205 {
206         return ixgbe_call_func(hw, hw->mac.ops.init_hw, (hw),
207                                IXGBE_NOT_IMPLEMENTED);
208 }
209
210 /**
211  *  ixgbe_reset_hw - Performs a hardware reset
212  *  @hw: pointer to hardware structure
213  *
214  *  Resets the hardware by resetting the transmit and receive units, masks and
215  *  clears all interrupts, performs a PHY reset, and performs a MAC reset
216  **/
217 s32 ixgbe_reset_hw(struct ixgbe_hw *hw)
218 {
219         return ixgbe_call_func(hw, hw->mac.ops.reset_hw, (hw),
220                                IXGBE_NOT_IMPLEMENTED);
221 }
222
223 /**
224  *  ixgbe_start_hw - Prepares hardware for Rx/Tx
225  *  @hw: pointer to hardware structure
226  *
227  *  Starts the hardware by filling the bus info structure and media type,
228  *  clears all on chip counters, initializes receive address registers,
229  *  multicast table, VLAN filter table, calls routine to setup link and
230  *  flow control settings, and leaves transmit and receive units disabled
231  *  and uninitialized.
232  **/
233 s32 ixgbe_start_hw(struct ixgbe_hw *hw)
234 {
235         return ixgbe_call_func(hw, hw->mac.ops.start_hw, (hw),
236                                IXGBE_NOT_IMPLEMENTED);
237 }
238
239 /**
240  *  ixgbe_enable_relaxed_ordering - Enables tx relaxed ordering,
241  *  which is disabled by default in ixgbe_start_hw();
242  *
243  *  @hw: pointer to hardware structure
244  *
245  *   Enable relaxed ordering;
246  **/
247 void ixgbe_enable_relaxed_ordering(struct ixgbe_hw *hw)
248 {
249         if (hw->mac.ops.enable_relaxed_ordering)
250                 hw->mac.ops.enable_relaxed_ordering(hw);
251 }
252
253 /**
254  *  ixgbe_clear_hw_cntrs - Clear hardware counters
255  *  @hw: pointer to hardware structure
256  *
257  *  Clears all hardware statistics counters by reading them from the hardware
258  *  Statistics counters are clear on read.
259  **/
260 s32 ixgbe_clear_hw_cntrs(struct ixgbe_hw *hw)
261 {
262         return ixgbe_call_func(hw, hw->mac.ops.clear_hw_cntrs, (hw),
263                                IXGBE_NOT_IMPLEMENTED);
264 }
265
266 /**
267  *  ixgbe_get_media_type - Get media type
268  *  @hw: pointer to hardware structure
269  *
270  *  Returns the media type (fiber, copper, backplane)
271  **/
272 enum ixgbe_media_type ixgbe_get_media_type(struct ixgbe_hw *hw)
273 {
274         return ixgbe_call_func(hw, hw->mac.ops.get_media_type, (hw),
275                                ixgbe_media_type_unknown);
276 }
277
278 /**
279  *  ixgbe_get_mac_addr - Get MAC address
280  *  @hw: pointer to hardware structure
281  *  @mac_addr: Adapter MAC address
282  *
283  *  Reads the adapter's MAC address from the first Receive Address Register
284  *  (RAR0) A reset of the adapter must have been performed prior to calling
285  *  this function in order for the MAC address to have been loaded from the
286  *  EEPROM into RAR0
287  **/
288 s32 ixgbe_get_mac_addr(struct ixgbe_hw *hw, u8 *mac_addr)
289 {
290         return ixgbe_call_func(hw, hw->mac.ops.get_mac_addr,
291                                (hw, mac_addr), IXGBE_NOT_IMPLEMENTED);
292 }
293
294 /**
295  *  ixgbe_get_san_mac_addr - Get SAN MAC address
296  *  @hw: pointer to hardware structure
297  *  @san_mac_addr: SAN MAC address
298  *
299  *  Reads the SAN MAC address from the EEPROM, if it's available.  This is
300  *  per-port, so set_lan_id() must be called before reading the addresses.
301  **/
302 s32 ixgbe_get_san_mac_addr(struct ixgbe_hw *hw, u8 *san_mac_addr)
303 {
304         return ixgbe_call_func(hw, hw->mac.ops.get_san_mac_addr,
305                                (hw, san_mac_addr), IXGBE_NOT_IMPLEMENTED);
306 }
307
308 /**
309  *  ixgbe_set_san_mac_addr - Write a SAN MAC address
310  *  @hw: pointer to hardware structure
311  *  @san_mac_addr: SAN MAC address
312  *
313  *  Writes A SAN MAC address to the EEPROM.
314  **/
315 s32 ixgbe_set_san_mac_addr(struct ixgbe_hw *hw, u8 *san_mac_addr)
316 {
317         return ixgbe_call_func(hw, hw->mac.ops.set_san_mac_addr,
318                                (hw, san_mac_addr), IXGBE_NOT_IMPLEMENTED);
319 }
320
321 /**
322  *  ixgbe_get_device_caps - Get additional device capabilities
323  *  @hw: pointer to hardware structure
324  *  @device_caps: the EEPROM word for device capabilities
325  *
326  *  Reads the extra device capabilities from the EEPROM
327  **/
328 s32 ixgbe_get_device_caps(struct ixgbe_hw *hw, u16 *device_caps)
329 {
330         return ixgbe_call_func(hw, hw->mac.ops.get_device_caps,
331                                (hw, device_caps), IXGBE_NOT_IMPLEMENTED);
332 }
333
334 /**
335  *  ixgbe_get_wwn_prefix - Get alternative WWNN/WWPN prefix from the EEPROM
336  *  @hw: pointer to hardware structure
337  *  @wwnn_prefix: the alternative WWNN prefix
338  *  @wwpn_prefix: the alternative WWPN prefix
339  *
340  *  This function will read the EEPROM from the alternative SAN MAC address
341  *  block to check the support for the alternative WWNN/WWPN prefix support.
342  **/
343 s32 ixgbe_get_wwn_prefix(struct ixgbe_hw *hw, u16 *wwnn_prefix,
344                          u16 *wwpn_prefix)
345 {
346         return ixgbe_call_func(hw, hw->mac.ops.get_wwn_prefix,
347                                (hw, wwnn_prefix, wwpn_prefix),
348                                IXGBE_NOT_IMPLEMENTED);
349 }
350
351 /**
352  *  ixgbe_get_fcoe_boot_status -  Get FCOE boot status from EEPROM
353  *  @hw: pointer to hardware structure
354  *  @bs: the fcoe boot status
355  *
356  *  This function will read the FCOE boot status from the iSCSI FCOE block
357  **/
358 s32 ixgbe_get_fcoe_boot_status(struct ixgbe_hw *hw, u16 *bs)
359 {
360         return ixgbe_call_func(hw, hw->mac.ops.get_fcoe_boot_status,
361                                (hw, bs),
362                                IXGBE_NOT_IMPLEMENTED);
363 }
364
365 /**
366  *  ixgbe_get_bus_info - Set PCI bus info
367  *  @hw: pointer to hardware structure
368  *
369  *  Sets the PCI bus info (speed, width, type) within the ixgbe_hw structure
370  **/
371 s32 ixgbe_get_bus_info(struct ixgbe_hw *hw)
372 {
373         return ixgbe_call_func(hw, hw->mac.ops.get_bus_info, (hw),
374                                IXGBE_NOT_IMPLEMENTED);
375 }
376
377 /**
378  *  ixgbe_get_num_of_tx_queues - Get Tx queues
379  *  @hw: pointer to hardware structure
380  *
381  *  Returns the number of transmit queues for the given adapter.
382  **/
383 u32 ixgbe_get_num_of_tx_queues(struct ixgbe_hw *hw)
384 {
385         return hw->mac.max_tx_queues;
386 }
387
388 /**
389  *  ixgbe_get_num_of_rx_queues - Get Rx queues
390  *  @hw: pointer to hardware structure
391  *
392  *  Returns the number of receive queues for the given adapter.
393  **/
394 u32 ixgbe_get_num_of_rx_queues(struct ixgbe_hw *hw)
395 {
396         return hw->mac.max_rx_queues;
397 }
398
399 /**
400  *  ixgbe_stop_adapter - Disable Rx/Tx units
401  *  @hw: pointer to hardware structure
402  *
403  *  Sets the adapter_stopped flag within ixgbe_hw struct. Clears interrupts,
404  *  disables transmit and receive units. The adapter_stopped flag is used by
405  *  the shared code and drivers to determine if the adapter is in a stopped
406  *  state and should not touch the hardware.
407  **/
408 s32 ixgbe_stop_adapter(struct ixgbe_hw *hw)
409 {
410         return ixgbe_call_func(hw, hw->mac.ops.stop_adapter, (hw),
411                                IXGBE_NOT_IMPLEMENTED);
412 }
413
414 /**
415  *  ixgbe_read_pba_string - Reads part number string from EEPROM
416  *  @hw: pointer to hardware structure
417  *  @pba_num: stores the part number string from the EEPROM
418  *  @pba_num_size: part number string buffer length
419  *
420  *  Reads the part number string from the EEPROM.
421  **/
422 s32 ixgbe_read_pba_string(struct ixgbe_hw *hw, u8 *pba_num, u32 pba_num_size)
423 {
424         return ixgbe_read_pba_string_generic(hw, pba_num, pba_num_size);
425 }
426
427 /**
428  *  ixgbe_read_pba_num - Reads part number from EEPROM
429  *  @hw: pointer to hardware structure
430  *  @pba_num: stores the part number from the EEPROM
431  *
432  *  Reads the part number from the EEPROM.
433  **/
434 s32 ixgbe_read_pba_num(struct ixgbe_hw *hw, u32 *pba_num)
435 {
436         return ixgbe_read_pba_num_generic(hw, pba_num);
437 }
438
439 /**
440  *  ixgbe_identify_phy - Get PHY type
441  *  @hw: pointer to hardware structure
442  *
443  *  Determines the physical layer module found on the current adapter.
444  **/
445 s32 ixgbe_identify_phy(struct ixgbe_hw *hw)
446 {
447         s32 status = IXGBE_SUCCESS;
448
449         if (hw->phy.type == ixgbe_phy_unknown) {
450                 status = ixgbe_call_func(hw, hw->phy.ops.identify, (hw),
451                                          IXGBE_NOT_IMPLEMENTED);
452         }
453
454         return status;
455 }
456
457 /**
458  *  ixgbe_reset_phy - Perform a PHY reset
459  *  @hw: pointer to hardware structure
460  **/
461 s32 ixgbe_reset_phy(struct ixgbe_hw *hw)
462 {
463         s32 status = IXGBE_SUCCESS;
464
465         if (hw->phy.type == ixgbe_phy_unknown) {
466                 if (ixgbe_identify_phy(hw) != IXGBE_SUCCESS)
467                         status = IXGBE_ERR_PHY;
468         }
469
470         if (status == IXGBE_SUCCESS) {
471                 status = ixgbe_call_func(hw, hw->phy.ops.reset, (hw),
472                                          IXGBE_NOT_IMPLEMENTED);
473         }
474         return status;
475 }
476
477 /**
478  *  ixgbe_get_phy_firmware_version -
479  *  @hw: pointer to hardware structure
480  *  @firmware_version: pointer to firmware version
481  **/
482 s32 ixgbe_get_phy_firmware_version(struct ixgbe_hw *hw, u16 *firmware_version)
483 {
484         s32 status = IXGBE_SUCCESS;
485
486         status = ixgbe_call_func(hw, hw->phy.ops.get_firmware_version,
487                                  (hw, firmware_version),
488                                  IXGBE_NOT_IMPLEMENTED);
489         return status;
490 }
491
492 /**
493  *  ixgbe_read_phy_reg - Read PHY register
494  *  @hw: pointer to hardware structure
495  *  @reg_addr: 32 bit address of PHY register to read
496  *  @phy_data: Pointer to read data from PHY register
497  *
498  *  Reads a value from a specified PHY register
499  **/
500 s32 ixgbe_read_phy_reg(struct ixgbe_hw *hw, u32 reg_addr, u32 device_type,
501                        u16 *phy_data)
502 {
503         if (hw->phy.id == 0)
504                 ixgbe_identify_phy(hw);
505
506         return ixgbe_call_func(hw, hw->phy.ops.read_reg, (hw, reg_addr,
507                                device_type, phy_data), IXGBE_NOT_IMPLEMENTED);
508 }
509
510 /**
511  *  ixgbe_write_phy_reg - Write PHY register
512  *  @hw: pointer to hardware structure
513  *  @reg_addr: 32 bit PHY register to write
514  *  @phy_data: Data to write to the PHY register
515  *
516  *  Writes a value to specified PHY register
517  **/
518 s32 ixgbe_write_phy_reg(struct ixgbe_hw *hw, u32 reg_addr, u32 device_type,
519                         u16 phy_data)
520 {
521         if (hw->phy.id == 0)
522                 ixgbe_identify_phy(hw);
523
524         return ixgbe_call_func(hw, hw->phy.ops.write_reg, (hw, reg_addr,
525                                device_type, phy_data), IXGBE_NOT_IMPLEMENTED);
526 }
527
528 /**
529  *  ixgbe_setup_phy_link - Restart PHY autoneg
530  *  @hw: pointer to hardware structure
531  *
532  *  Restart autonegotiation and PHY and waits for completion.
533  **/
534 s32 ixgbe_setup_phy_link(struct ixgbe_hw *hw)
535 {
536         return ixgbe_call_func(hw, hw->phy.ops.setup_link, (hw),
537                                IXGBE_NOT_IMPLEMENTED);
538 }
539
540 /**
541  *  ixgbe_check_phy_link - Determine link and speed status
542  *  @hw: pointer to hardware structure
543  *
544  *  Reads a PHY register to determine if link is up and the current speed for
545  *  the PHY.
546  **/
547 s32 ixgbe_check_phy_link(struct ixgbe_hw *hw, ixgbe_link_speed *speed,
548                          bool *link_up)
549 {
550         return ixgbe_call_func(hw, hw->phy.ops.check_link, (hw, speed,
551                                link_up), IXGBE_NOT_IMPLEMENTED);
552 }
553
554 /**
555  *  ixgbe_setup_phy_link_speed - Set auto advertise
556  *  @hw: pointer to hardware structure
557  *  @speed: new link speed
558  *
559  *  Sets the auto advertised capabilities
560  **/
561 s32 ixgbe_setup_phy_link_speed(struct ixgbe_hw *hw, ixgbe_link_speed speed,
562                                bool autoneg_wait_to_complete)
563 {
564         return ixgbe_call_func(hw, hw->phy.ops.setup_link_speed, (hw, speed,
565                                autoneg_wait_to_complete),
566                                IXGBE_NOT_IMPLEMENTED);
567 }
568
569 /**
570  *  ixgbe_check_link - Get link and speed status
571  *  @hw: pointer to hardware structure
572  *
573  *  Reads the links register to determine if link is up and the current speed
574  **/
575 s32 ixgbe_check_link(struct ixgbe_hw *hw, ixgbe_link_speed *speed,
576                      bool *link_up, bool link_up_wait_to_complete)
577 {
578         return ixgbe_call_func(hw, hw->mac.ops.check_link, (hw, speed,
579                                link_up, link_up_wait_to_complete),
580                                IXGBE_NOT_IMPLEMENTED);
581 }
582
583 /**
584  *  ixgbe_disable_tx_laser - Disable Tx laser
585  *  @hw: pointer to hardware structure
586  *
587  *  If the driver needs to disable the laser on SFI optics.
588  **/
589 void ixgbe_disable_tx_laser(struct ixgbe_hw *hw)
590 {
591         if (hw->mac.ops.disable_tx_laser)
592                 hw->mac.ops.disable_tx_laser(hw);
593 }
594
595 /**
596  *  ixgbe_enable_tx_laser - Enable Tx laser
597  *  @hw: pointer to hardware structure
598  *
599  *  If the driver needs to enable the laser on SFI optics.
600  **/
601 void ixgbe_enable_tx_laser(struct ixgbe_hw *hw)
602 {
603         if (hw->mac.ops.enable_tx_laser)
604                 hw->mac.ops.enable_tx_laser(hw);
605 }
606
607 /**
608  *  ixgbe_flap_tx_laser - flap Tx laser to start autotry process
609  *  @hw: pointer to hardware structure
610  *
611  *  When the driver changes the link speeds that it can support then
612  *  flap the tx laser to alert the link partner to start autotry
613  *  process on its end.
614  **/
615 void ixgbe_flap_tx_laser(struct ixgbe_hw *hw)
616 {
617         if (hw->mac.ops.flap_tx_laser)
618                 hw->mac.ops.flap_tx_laser(hw);
619 }
620
621 /**
622  *  ixgbe_setup_link - Set link speed
623  *  @hw: pointer to hardware structure
624  *  @speed: new link speed
625  *
626  *  Configures link settings.  Restarts the link.
627  *  Performs autonegotiation if needed.
628  **/
629 s32 ixgbe_setup_link(struct ixgbe_hw *hw, ixgbe_link_speed speed,
630                      bool autoneg_wait_to_complete)
631 {
632         return ixgbe_call_func(hw, hw->mac.ops.setup_link, (hw, speed,
633                                autoneg_wait_to_complete),
634                                IXGBE_NOT_IMPLEMENTED);
635 }
636
637 /**
638  *  ixgbe_get_link_capabilities - Returns link capabilities
639  *  @hw: pointer to hardware structure
640  *
641  *  Determines the link capabilities of the current configuration.
642  **/
643 s32 ixgbe_get_link_capabilities(struct ixgbe_hw *hw, ixgbe_link_speed *speed,
644                                 bool *autoneg)
645 {
646         return ixgbe_call_func(hw, hw->mac.ops.get_link_capabilities, (hw,
647                                speed, autoneg), IXGBE_NOT_IMPLEMENTED);
648 }
649
650 /**
651  *  ixgbe_led_on - Turn on LEDs
652  *  @hw: pointer to hardware structure
653  *  @index: led number to turn on
654  *
655  *  Turns on the software controllable LEDs.
656  **/
657 s32 ixgbe_led_on(struct ixgbe_hw *hw, u32 index)
658 {
659         return ixgbe_call_func(hw, hw->mac.ops.led_on, (hw, index),
660                                IXGBE_NOT_IMPLEMENTED);
661 }
662
663 /**
664  *  ixgbe_led_off - Turn off LEDs
665  *  @hw: pointer to hardware structure
666  *  @index: led number to turn off
667  *
668  *  Turns off the software controllable LEDs.
669  **/
670 s32 ixgbe_led_off(struct ixgbe_hw *hw, u32 index)
671 {
672         return ixgbe_call_func(hw, hw->mac.ops.led_off, (hw, index),
673                                IXGBE_NOT_IMPLEMENTED);
674 }
675
676 /**
677  *  ixgbe_blink_led_start - Blink LEDs
678  *  @hw: pointer to hardware structure
679  *  @index: led number to blink
680  *
681  *  Blink LED based on index.
682  **/
683 s32 ixgbe_blink_led_start(struct ixgbe_hw *hw, u32 index)
684 {
685         return ixgbe_call_func(hw, hw->mac.ops.blink_led_start, (hw, index),
686                                IXGBE_NOT_IMPLEMENTED);
687 }
688
689 /**
690  *  ixgbe_blink_led_stop - Stop blinking LEDs
691  *  @hw: pointer to hardware structure
692  *
693  *  Stop blinking LED based on index.
694  **/
695 s32 ixgbe_blink_led_stop(struct ixgbe_hw *hw, u32 index)
696 {
697         return ixgbe_call_func(hw, hw->mac.ops.blink_led_stop, (hw, index),
698                                IXGBE_NOT_IMPLEMENTED);
699 }
700
701 /**
702  *  ixgbe_init_eeprom_params - Initialize EEPROM parameters
703  *  @hw: pointer to hardware structure
704  *
705  *  Initializes the EEPROM parameters ixgbe_eeprom_info within the
706  *  ixgbe_hw struct in order to set up EEPROM access.
707  **/
708 s32 ixgbe_init_eeprom_params(struct ixgbe_hw *hw)
709 {
710         return ixgbe_call_func(hw, hw->eeprom.ops.init_params, (hw),
711                                IXGBE_NOT_IMPLEMENTED);
712 }
713
714
715 /**
716  *  ixgbe_write_eeprom - Write word to EEPROM
717  *  @hw: pointer to hardware structure
718  *  @offset: offset within the EEPROM to be written to
719  *  @data: 16 bit word to be written to the EEPROM
720  *
721  *  Writes 16 bit value to EEPROM. If ixgbe_eeprom_update_checksum is not
722  *  called after this function, the EEPROM will most likely contain an
723  *  invalid checksum.
724  **/
725 s32 ixgbe_write_eeprom(struct ixgbe_hw *hw, u16 offset, u16 data)
726 {
727         return ixgbe_call_func(hw, hw->eeprom.ops.write, (hw, offset, data),
728                                IXGBE_NOT_IMPLEMENTED);
729 }
730
731 /**
732  *  ixgbe_write_eeprom_buffer - Write word(s) to EEPROM
733  *  @hw: pointer to hardware structure
734  *  @offset: offset within the EEPROM to be written to
735  *  @data: 16 bit word(s) to be written to the EEPROM
736  *  @words: number of words
737  *
738  *  Writes 16 bit word(s) to EEPROM. If ixgbe_eeprom_update_checksum is not
739  *  called after this function, the EEPROM will most likely contain an
740  *  invalid checksum.
741  **/
742 s32 ixgbe_write_eeprom_buffer(struct ixgbe_hw *hw, u16 offset, u16 words,
743                               u16 *data)
744 {
745         return ixgbe_call_func(hw, hw->eeprom.ops.write_buffer,
746                                (hw, offset, words, data),
747                                IXGBE_NOT_IMPLEMENTED);
748 }
749
750 /**
751  *  ixgbe_read_eeprom - Read word from EEPROM
752  *  @hw: pointer to hardware structure
753  *  @offset: offset within the EEPROM to be read
754  *  @data: read 16 bit value from EEPROM
755  *
756  *  Reads 16 bit value from EEPROM
757  **/
758 s32 ixgbe_read_eeprom(struct ixgbe_hw *hw, u16 offset, u16 *data)
759 {
760         return ixgbe_call_func(hw, hw->eeprom.ops.read, (hw, offset, data),
761                                IXGBE_NOT_IMPLEMENTED);
762 }
763
764 /**
765  *  ixgbe_read_eeprom_buffer - Read word(s) from EEPROM
766  *  @hw: pointer to hardware structure
767  *  @offset: offset within the EEPROM to be read
768  *  @data: read 16 bit word(s) from EEPROM
769  *  @words: number of words
770  *
771  *  Reads 16 bit word(s) from EEPROM
772  **/
773 s32 ixgbe_read_eeprom_buffer(struct ixgbe_hw *hw, u16 offset,
774                              u16 words, u16 *data)
775 {
776         return ixgbe_call_func(hw, hw->eeprom.ops.read_buffer,
777                                (hw, offset, words, data),
778                                IXGBE_NOT_IMPLEMENTED);
779 }
780
781 /**
782  *  ixgbe_validate_eeprom_checksum - Validate EEPROM checksum
783  *  @hw: pointer to hardware structure
784  *  @checksum_val: calculated checksum
785  *
786  *  Performs checksum calculation and validates the EEPROM checksum
787  **/
788 s32 ixgbe_validate_eeprom_checksum(struct ixgbe_hw *hw, u16 *checksum_val)
789 {
790         return ixgbe_call_func(hw, hw->eeprom.ops.validate_checksum,
791                                (hw, checksum_val), IXGBE_NOT_IMPLEMENTED);
792 }
793
794 /**
795  *  ixgbe_eeprom_update_checksum - Updates the EEPROM checksum
796  *  @hw: pointer to hardware structure
797  **/
798 s32 ixgbe_update_eeprom_checksum(struct ixgbe_hw *hw)
799 {
800         return ixgbe_call_func(hw, hw->eeprom.ops.update_checksum, (hw),
801                                IXGBE_NOT_IMPLEMENTED);
802 }
803
804 /**
805  *  ixgbe_insert_mac_addr - Find a RAR for this mac address
806  *  @hw: pointer to hardware structure
807  *  @addr: Address to put into receive address register
808  *  @vmdq: VMDq pool to assign
809  *
810  *  Puts an ethernet address into a receive address register, or
811  *  finds the rar that it is aleady in; adds to the pool list
812  **/
813 s32 ixgbe_insert_mac_addr(struct ixgbe_hw *hw, u8 *addr, u32 vmdq)
814 {
815         return ixgbe_call_func(hw, hw->mac.ops.insert_mac_addr,
816                                (hw, addr, vmdq),
817                                IXGBE_NOT_IMPLEMENTED);
818 }
819
820 /**
821  *  ixgbe_set_rar - Set Rx address register
822  *  @hw: pointer to hardware structure
823  *  @index: Receive address register to write
824  *  @addr: Address to put into receive address register
825  *  @vmdq: VMDq "set"
826  *  @enable_addr: set flag that address is active
827  *
828  *  Puts an ethernet address into a receive address register.
829  **/
830 s32 ixgbe_set_rar(struct ixgbe_hw *hw, u32 index, u8 *addr, u32 vmdq,
831                   u32 enable_addr)
832 {
833         return ixgbe_call_func(hw, hw->mac.ops.set_rar, (hw, index, addr, vmdq,
834                                enable_addr), IXGBE_NOT_IMPLEMENTED);
835 }
836
837 /**
838  *  ixgbe_clear_rar - Clear Rx address register
839  *  @hw: pointer to hardware structure
840  *  @index: Receive address register to write
841  *
842  *  Puts an ethernet address into a receive address register.
843  **/
844 s32 ixgbe_clear_rar(struct ixgbe_hw *hw, u32 index)
845 {
846         return ixgbe_call_func(hw, hw->mac.ops.clear_rar, (hw, index),
847                                IXGBE_NOT_IMPLEMENTED);
848 }
849
850 /**
851  *  ixgbe_set_vmdq - Associate a VMDq index with a receive address
852  *  @hw: pointer to hardware structure
853  *  @rar: receive address register index to associate with VMDq index
854  *  @vmdq: VMDq set or pool index
855  **/
856 s32 ixgbe_set_vmdq(struct ixgbe_hw *hw, u32 rar, u32 vmdq)
857 {
858         return ixgbe_call_func(hw, hw->mac.ops.set_vmdq, (hw, rar, vmdq),
859                                IXGBE_NOT_IMPLEMENTED);
860
861 }
862
863 /**
864  *  ixgbe_set_vmdq_san_mac - Associate VMDq index 127 with a receive address
865  *  @hw: pointer to hardware structure
866  *  @vmdq: VMDq default pool index
867  **/
868 s32 ixgbe_set_vmdq_san_mac(struct ixgbe_hw *hw, u32 vmdq)
869 {
870         return ixgbe_call_func(hw, hw->mac.ops.set_vmdq_san_mac,
871                                (hw, vmdq), IXGBE_NOT_IMPLEMENTED);
872 }
873
874 /**
875  *  ixgbe_clear_vmdq - Disassociate a VMDq index from a receive address
876  *  @hw: pointer to hardware structure
877  *  @rar: receive address register index to disassociate with VMDq index
878  *  @vmdq: VMDq set or pool index
879  **/
880 s32 ixgbe_clear_vmdq(struct ixgbe_hw *hw, u32 rar, u32 vmdq)
881 {
882         return ixgbe_call_func(hw, hw->mac.ops.clear_vmdq, (hw, rar, vmdq),
883                                IXGBE_NOT_IMPLEMENTED);
884 }
885
886 /**
887  *  ixgbe_init_rx_addrs - Initializes receive address filters.
888  *  @hw: pointer to hardware structure
889  *
890  *  Places the MAC address in receive address register 0 and clears the rest
891  *  of the receive address registers. Clears the multicast table. Assumes
892  *  the receiver is in reset when the routine is called.
893  **/
894 s32 ixgbe_init_rx_addrs(struct ixgbe_hw *hw)
895 {
896         return ixgbe_call_func(hw, hw->mac.ops.init_rx_addrs, (hw),
897                                IXGBE_NOT_IMPLEMENTED);
898 }
899
900 /**
901  *  ixgbe_get_num_rx_addrs - Returns the number of RAR entries.
902  *  @hw: pointer to hardware structure
903  **/
904 u32 ixgbe_get_num_rx_addrs(struct ixgbe_hw *hw)
905 {
906         return hw->mac.num_rar_entries;
907 }
908
909 /**
910  *  ixgbe_update_uc_addr_list - Updates the MAC's list of secondary addresses
911  *  @hw: pointer to hardware structure
912  *  @addr_list: the list of new multicast addresses
913  *  @addr_count: number of addresses
914  *  @func: iterator function to walk the multicast address list
915  *
916  *  The given list replaces any existing list. Clears the secondary addrs from
917  *  receive address registers. Uses unused receive address registers for the
918  *  first secondary addresses, and falls back to promiscuous mode as needed.
919  **/
920 s32 ixgbe_update_uc_addr_list(struct ixgbe_hw *hw, u8 *addr_list,
921                               u32 addr_count, ixgbe_mc_addr_itr func)
922 {
923         return ixgbe_call_func(hw, hw->mac.ops.update_uc_addr_list, (hw,
924                                addr_list, addr_count, func),
925                                IXGBE_NOT_IMPLEMENTED);
926 }
927
928 /**
929  *  ixgbe_update_mc_addr_list - Updates the MAC's list of multicast addresses
930  *  @hw: pointer to hardware structure
931  *  @mc_addr_list: the list of new multicast addresses
932  *  @mc_addr_count: number of addresses
933  *  @func: iterator function to walk the multicast address list
934  *
935  *  The given list replaces any existing list. Clears the MC addrs from receive
936  *  address registers and the multicast table. Uses unused receive address
937  *  registers for the first multicast addresses, and hashes the rest into the
938  *  multicast table.
939  **/
940 s32 ixgbe_update_mc_addr_list(struct ixgbe_hw *hw, u8 *mc_addr_list,
941                               u32 mc_addr_count, ixgbe_mc_addr_itr func,
942                               bool clear)
943 {
944         return ixgbe_call_func(hw, hw->mac.ops.update_mc_addr_list, (hw,
945                                mc_addr_list, mc_addr_count, func, clear),
946                                IXGBE_NOT_IMPLEMENTED);
947 }
948
949 /**
950  *  ixgbe_enable_mc - Enable multicast address in RAR
951  *  @hw: pointer to hardware structure
952  *
953  *  Enables multicast address in RAR and the use of the multicast hash table.
954  **/
955 s32 ixgbe_enable_mc(struct ixgbe_hw *hw)
956 {
957         return ixgbe_call_func(hw, hw->mac.ops.enable_mc, (hw),
958                                IXGBE_NOT_IMPLEMENTED);
959 }
960
961 /**
962  *  ixgbe_disable_mc - Disable multicast address in RAR
963  *  @hw: pointer to hardware structure
964  *
965  *  Disables multicast address in RAR and the use of the multicast hash table.
966  **/
967 s32 ixgbe_disable_mc(struct ixgbe_hw *hw)
968 {
969         return ixgbe_call_func(hw, hw->mac.ops.disable_mc, (hw),
970                                IXGBE_NOT_IMPLEMENTED);
971 }
972
973 /**
974  *  ixgbe_clear_vfta - Clear VLAN filter table
975  *  @hw: pointer to hardware structure
976  *
977  *  Clears the VLAN filer table, and the VMDq index associated with the filter
978  **/
979 s32 ixgbe_clear_vfta(struct ixgbe_hw *hw)
980 {
981         return ixgbe_call_func(hw, hw->mac.ops.clear_vfta, (hw),
982                                IXGBE_NOT_IMPLEMENTED);
983 }
984
985 /**
986  *  ixgbe_set_vfta - Set VLAN filter table
987  *  @hw: pointer to hardware structure
988  *  @vlan: VLAN id to write to VLAN filter
989  *  @vind: VMDq output index that maps queue to VLAN id in VFTA
990  *  @vlan_on: boolean flag to turn on/off VLAN in VFTA
991  *
992  *  Turn on/off specified VLAN in the VLAN filter table.
993  **/
994 s32 ixgbe_set_vfta(struct ixgbe_hw *hw, u32 vlan, u32 vind, bool vlan_on)
995 {
996         return ixgbe_call_func(hw, hw->mac.ops.set_vfta, (hw, vlan, vind,
997                                vlan_on), IXGBE_NOT_IMPLEMENTED);
998 }
999
1000 /**
1001  *  ixgbe_set_vlvf - Set VLAN Pool Filter
1002  *  @hw: pointer to hardware structure
1003  *  @vlan: VLAN id to write to VLAN filter
1004  *  @vind: VMDq output index that maps queue to VLAN id in VFVFB
1005  *  @vlan_on: boolean flag to turn on/off VLAN in VFVF
1006  *  @vfta_changed: pointer to boolean flag which indicates whether VFTA
1007  *                 should be changed
1008  *
1009  *  Turn on/off specified bit in VLVF table.
1010  **/
1011 s32 ixgbe_set_vlvf(struct ixgbe_hw *hw, u32 vlan, u32 vind, bool vlan_on,
1012                     bool *vfta_changed)
1013 {
1014         return ixgbe_call_func(hw, hw->mac.ops.set_vlvf, (hw, vlan, vind,
1015                                vlan_on, vfta_changed), IXGBE_NOT_IMPLEMENTED);
1016 }
1017
1018 /**
1019  *  ixgbe_fc_enable - Enable flow control
1020  *  @hw: pointer to hardware structure
1021  *
1022  *  Configures the flow control settings based on SW configuration.
1023  **/
1024 s32 ixgbe_fc_enable(struct ixgbe_hw *hw)
1025 {
1026         return ixgbe_call_func(hw, hw->mac.ops.fc_enable, (hw),
1027                                IXGBE_NOT_IMPLEMENTED);
1028 }
1029
1030 /**
1031  * ixgbe_set_fw_drv_ver - Try to send the driver version number FW
1032  * @hw: pointer to hardware structure
1033  * @maj: driver major number to be sent to firmware
1034  * @min: driver minor number to be sent to firmware
1035  * @build: driver build number to be sent to firmware
1036  * @ver: driver version number to be sent to firmware
1037  **/
1038 s32 ixgbe_set_fw_drv_ver(struct ixgbe_hw *hw, u8 maj, u8 min, u8 build,
1039                          u8 ver)
1040 {
1041         return ixgbe_call_func(hw, hw->mac.ops.set_fw_drv_ver, (hw, maj, min,
1042                                build, ver), IXGBE_NOT_IMPLEMENTED);
1043 }
1044
1045
1046 /**
1047  *  ixgbe_get_thermal_sensor_data - Gathers thermal sensor data
1048  *  @hw: pointer to hardware structure
1049  *
1050  *  Updates the temperatures in mac.thermal_sensor_data
1051  **/
1052 s32 ixgbe_get_thermal_sensor_data(struct ixgbe_hw *hw)
1053 {
1054         return ixgbe_call_func(hw, hw->mac.ops.get_thermal_sensor_data, (hw),
1055                                 IXGBE_NOT_IMPLEMENTED);
1056 }
1057
1058 /**
1059  *  ixgbe_init_thermal_sensor_thresh - Inits thermal sensor thresholds
1060  *  @hw: pointer to hardware structure
1061  *
1062  *  Inits the thermal sensor thresholds according to the NVM map
1063  **/
1064 s32 ixgbe_init_thermal_sensor_thresh(struct ixgbe_hw *hw)
1065 {
1066         return ixgbe_call_func(hw, hw->mac.ops.init_thermal_sensor_thresh, (hw),
1067                                 IXGBE_NOT_IMPLEMENTED);
1068 }
1069
1070 /**
1071  *  ixgbe_dmac_config - Configure DMA Coalescing registers.
1072  *  @hw: pointer to hardware structure
1073  *
1074  *  Configure DMA coalescing. If enabling dmac, dmac is activated.
1075  *  When disabling dmac, dmac enable dmac bit is cleared.
1076  **/
1077 s32 ixgbe_dmac_config(struct ixgbe_hw *hw)
1078 {
1079         return ixgbe_call_func(hw, hw->mac.ops.dmac_config, (hw),
1080                                 IXGBE_NOT_IMPLEMENTED);
1081 }
1082
1083 /**
1084  *  ixgbe_dmac_update_tcs - Configure DMA Coalescing registers.
1085  *  @hw: pointer to hardware structure
1086  *
1087  *  Disables dmac, updates per TC settings, and then enable dmac.
1088  **/
1089 s32 ixgbe_dmac_update_tcs(struct ixgbe_hw *hw)
1090 {
1091         return ixgbe_call_func(hw, hw->mac.ops.dmac_update_tcs, (hw),
1092                                 IXGBE_NOT_IMPLEMENTED);
1093 }
1094
1095 /**
1096  *  ixgbe_dmac_config_tcs - Configure DMA Coalescing registers.
1097  *  @hw: pointer to hardware structure
1098  *
1099  *  Configure DMA coalescing threshold per TC and set high priority bit for
1100  *  FCOE TC. The dmac enable bit must be cleared before configuring.
1101  **/
1102 s32 ixgbe_dmac_config_tcs(struct ixgbe_hw *hw)
1103 {
1104         return ixgbe_call_func(hw, hw->mac.ops.dmac_config_tcs, (hw),
1105                                 IXGBE_NOT_IMPLEMENTED);
1106 }
1107
1108 /**
1109  *  ixgbe_setup_eee - Enable/disable EEE support
1110  *  @hw: pointer to the HW structure
1111  *  @enable_eee: boolean flag to enable EEE
1112  *
1113  *  Enable/disable EEE based on enable_ee flag.
1114  *  Auto-negotiation must be started after BASE-T EEE bits in PHY register 7.3C
1115  *  are modified.
1116  *
1117  **/
1118 s32 ixgbe_setup_eee(struct ixgbe_hw *hw, bool enable_eee)
1119 {
1120         return ixgbe_call_func(hw, hw->mac.ops.setup_eee, (hw, enable_eee),
1121                         IXGBE_NOT_IMPLEMENTED);
1122 }
1123
1124 /**
1125  * ixgbe_set_source_address_pruning - Enable/Disable source address pruning
1126  * @hw: pointer to hardware structure
1127  * @enbale: enable or disable source address pruning
1128  * @pool: Rx pool - Rx pool to toggle source address pruning
1129  **/
1130 void ixgbe_set_source_address_pruning(struct ixgbe_hw *hw, bool enable,
1131                                       unsigned int pool)
1132 {
1133         if (hw->mac.ops.set_source_address_pruning)
1134                 hw->mac.ops.set_source_address_pruning(hw, enable, pool);
1135 }
1136
1137 /**
1138  *  ixgbe_set_ethertype_anti_spoofing - Enable/Disable Ethertype anti-spoofing
1139  *  @hw: pointer to hardware structure
1140  *  @enable: enable or disable switch for Ethertype anti-spoofing
1141  *  @vf: Virtual Function pool - VF Pool to set for Ethertype anti-spoofing
1142  *
1143  **/
1144 void ixgbe_set_ethertype_anti_spoofing(struct ixgbe_hw *hw, bool enable, int vf)
1145 {
1146         if (hw->mac.ops.set_ethertype_anti_spoofing)
1147                 hw->mac.ops.set_ethertype_anti_spoofing(hw, enable, vf);
1148 }
1149
1150 /**
1151  *  ixgbe_read_iosf_sb_reg - Read 32 bit PHY register
1152  *  @hw: pointer to hardware structure
1153  *  @reg_addr: 32 bit address of PHY register to read
1154  *  @device_type: type of device you want to communicate with
1155  *  @phy_data: Pointer to read data from PHY register
1156  *
1157  *  Reads a value from a specified PHY register
1158  **/
1159 s32 ixgbe_read_iosf_sb_reg(struct ixgbe_hw *hw, u32 reg_addr,
1160                            u32 device_type, u32 *phy_data)
1161 {
1162         return ixgbe_call_func(hw, hw->mac.ops.read_iosf_sb_reg, (hw, reg_addr,
1163                                device_type, phy_data), IXGBE_NOT_IMPLEMENTED);
1164 }
1165
1166 /**
1167  *  ixgbe_write_iosf_sb_reg - Write 32 bit register through IOSF Sideband
1168  *  @hw: pointer to hardware structure
1169  *  @reg_addr: 32 bit PHY register to write
1170  *  @device_type: type of device you want to communicate with
1171  *  @phy_data: Data to write to the PHY register
1172  *
1173  *  Writes a value to specified PHY register
1174  **/
1175 s32 ixgbe_write_iosf_sb_reg(struct ixgbe_hw *hw, u32 reg_addr,
1176                             u32 device_type, u32 phy_data)
1177 {
1178         return ixgbe_call_func(hw, hw->mac.ops.write_iosf_sb_reg, (hw, reg_addr,
1179                                device_type, phy_data), IXGBE_NOT_IMPLEMENTED);
1180 }
1181
1182 /**
1183  *  ixgbe_disable_mdd - Disable malicious driver detection
1184  *  @hw: pointer to hardware structure
1185  *
1186  **/
1187 void ixgbe_disable_mdd(struct ixgbe_hw *hw)
1188 {
1189         if (hw->mac.ops.disable_mdd)
1190                 hw->mac.ops.disable_mdd(hw);
1191 }
1192
1193 /**
1194  *  ixgbe_enable_mdd - Enable malicious driver detection
1195  *  @hw: pointer to hardware structure
1196  *
1197  **/
1198 void ixgbe_enable_mdd(struct ixgbe_hw *hw)
1199 {
1200         if (hw->mac.ops.enable_mdd)
1201                 hw->mac.ops.enable_mdd(hw);
1202 }
1203
1204 /**
1205  *  ixgbe_mdd_event - Handle malicious driver detection event
1206  *  @hw: pointer to hardware structure
1207  *  @vf_bitmap: vf bitmap of malicious vfs
1208  *
1209  **/
1210 void ixgbe_mdd_event(struct ixgbe_hw *hw, u32 *vf_bitmap)
1211 {
1212         if (hw->mac.ops.mdd_event)
1213                 hw->mac.ops.mdd_event(hw, vf_bitmap);
1214 }
1215
1216 /**
1217  *  ixgbe_restore_mdd_vf - Restore VF that was disabled during malicious driver
1218  *  detection event
1219  *  @hw: pointer to hardware structure
1220  *  @vf: vf index
1221  *
1222  **/
1223 void ixgbe_restore_mdd_vf(struct ixgbe_hw *hw, u32 vf)
1224 {
1225         if (hw->mac.ops.restore_mdd_vf)
1226                 hw->mac.ops.restore_mdd_vf(hw, vf);
1227 }
1228
1229 /**
1230  *  ixgbe_read_analog_reg8 - Reads 8 bit analog register
1231  *  @hw: pointer to hardware structure
1232  *  @reg: analog register to read
1233  *  @val: read value
1234  *
1235  *  Performs write operation to analog register specified.
1236  **/
1237 s32 ixgbe_read_analog_reg8(struct ixgbe_hw *hw, u32 reg, u8 *val)
1238 {
1239         return ixgbe_call_func(hw, hw->mac.ops.read_analog_reg8, (hw, reg,
1240                                val), IXGBE_NOT_IMPLEMENTED);
1241 }
1242
1243 /**
1244  *  ixgbe_write_analog_reg8 - Writes 8 bit analog register
1245  *  @hw: pointer to hardware structure
1246  *  @reg: analog register to write
1247  *  @val: value to write
1248  *
1249  *  Performs write operation to Atlas analog register specified.
1250  **/
1251 s32 ixgbe_write_analog_reg8(struct ixgbe_hw *hw, u32 reg, u8 val)
1252 {
1253         return ixgbe_call_func(hw, hw->mac.ops.write_analog_reg8, (hw, reg,
1254                                val), IXGBE_NOT_IMPLEMENTED);
1255 }
1256
1257 /**
1258  *  ixgbe_init_uta_tables - Initializes Unicast Table Arrays.
1259  *  @hw: pointer to hardware structure
1260  *
1261  *  Initializes the Unicast Table Arrays to zero on device load.  This
1262  *  is part of the Rx init addr execution path.
1263  **/
1264 s32 ixgbe_init_uta_tables(struct ixgbe_hw *hw)
1265 {
1266         return ixgbe_call_func(hw, hw->mac.ops.init_uta_tables, (hw),
1267                                IXGBE_NOT_IMPLEMENTED);
1268 }
1269
1270 /**
1271  *  ixgbe_read_i2c_byte - Reads 8 bit word over I2C at specified device address
1272  *  @hw: pointer to hardware structure
1273  *  @byte_offset: byte offset to read
1274  *  @data: value read
1275  *
1276  *  Performs byte read operation to SFP module's EEPROM over I2C interface.
1277  **/
1278 s32 ixgbe_read_i2c_byte(struct ixgbe_hw *hw, u8 byte_offset, u8 dev_addr,
1279                         u8 *data)
1280 {
1281         return ixgbe_call_func(hw, hw->phy.ops.read_i2c_byte, (hw, byte_offset,
1282                                dev_addr, data), IXGBE_NOT_IMPLEMENTED);
1283 }
1284
1285 /**
1286  *  ixgbe_write_i2c_byte - Writes 8 bit word over I2C
1287  *  @hw: pointer to hardware structure
1288  *  @byte_offset: byte offset to write
1289  *  @data: value to write
1290  *
1291  *  Performs byte write operation to SFP module's EEPROM over I2C interface
1292  *  at a specified device address.
1293  **/
1294 s32 ixgbe_write_i2c_byte(struct ixgbe_hw *hw, u8 byte_offset, u8 dev_addr,
1295                          u8 data)
1296 {
1297         return ixgbe_call_func(hw, hw->phy.ops.write_i2c_byte, (hw, byte_offset,
1298                                dev_addr, data), IXGBE_NOT_IMPLEMENTED);
1299 }
1300
1301 /**
1302  *  ixgbe_write_i2c_eeprom - Writes 8 bit EEPROM word over I2C interface
1303  *  @hw: pointer to hardware structure
1304  *  @byte_offset: EEPROM byte offset to write
1305  *  @eeprom_data: value to write
1306  *
1307  *  Performs byte write operation to SFP module's EEPROM over I2C interface.
1308  **/
1309 s32 ixgbe_write_i2c_eeprom(struct ixgbe_hw *hw,
1310                            u8 byte_offset, u8 eeprom_data)
1311 {
1312         return ixgbe_call_func(hw, hw->phy.ops.write_i2c_eeprom,
1313                                (hw, byte_offset, eeprom_data),
1314                                IXGBE_NOT_IMPLEMENTED);
1315 }
1316
1317 /**
1318  *  ixgbe_read_i2c_eeprom - Reads 8 bit EEPROM word over I2C interface
1319  *  @hw: pointer to hardware structure
1320  *  @byte_offset: EEPROM byte offset to read
1321  *  @eeprom_data: value read
1322  *
1323  *  Performs byte read operation to SFP module's EEPROM over I2C interface.
1324  **/
1325 s32 ixgbe_read_i2c_eeprom(struct ixgbe_hw *hw, u8 byte_offset, u8 *eeprom_data)
1326 {
1327         return ixgbe_call_func(hw, hw->phy.ops.read_i2c_eeprom,
1328                               (hw, byte_offset, eeprom_data),
1329                               IXGBE_NOT_IMPLEMENTED);
1330 }
1331
1332 /**
1333  *  ixgbe_get_supported_physical_layer - Returns physical layer type
1334  *  @hw: pointer to hardware structure
1335  *
1336  *  Determines physical layer capabilities of the current configuration.
1337  **/
1338 u32 ixgbe_get_supported_physical_layer(struct ixgbe_hw *hw)
1339 {
1340         return ixgbe_call_func(hw, hw->mac.ops.get_supported_physical_layer,
1341                                (hw), IXGBE_PHYSICAL_LAYER_UNKNOWN);
1342 }
1343
1344 /**
1345  *  ixgbe_enable_rx_dma - Enables Rx DMA unit, dependent on device specifics
1346  *  @hw: pointer to hardware structure
1347  *  @regval: bitfield to write to the Rx DMA register
1348  *
1349  *  Enables the Rx DMA unit of the device.
1350  **/
1351 s32 ixgbe_enable_rx_dma(struct ixgbe_hw *hw, u32 regval)
1352 {
1353         return ixgbe_call_func(hw, hw->mac.ops.enable_rx_dma,
1354                                (hw, regval), IXGBE_NOT_IMPLEMENTED);
1355 }
1356
1357 /**
1358  *  ixgbe_disable_sec_rx_path - Stops the receive data path
1359  *  @hw: pointer to hardware structure
1360  *
1361  *  Stops the receive data path.
1362  **/
1363 s32 ixgbe_disable_sec_rx_path(struct ixgbe_hw *hw)
1364 {
1365         return ixgbe_call_func(hw, hw->mac.ops.disable_sec_rx_path,
1366                                 (hw), IXGBE_NOT_IMPLEMENTED);
1367 }
1368
1369 /**
1370  *  ixgbe_enable_sec_rx_path - Enables the receive data path
1371  *  @hw: pointer to hardware structure
1372  *
1373  *  Enables the receive data path.
1374  **/
1375 s32 ixgbe_enable_sec_rx_path(struct ixgbe_hw *hw)
1376 {
1377         return ixgbe_call_func(hw, hw->mac.ops.enable_sec_rx_path,
1378                                 (hw), IXGBE_NOT_IMPLEMENTED);
1379 }
1380
1381 /**
1382  *  ixgbe_acquire_swfw_semaphore - Acquire SWFW semaphore
1383  *  @hw: pointer to hardware structure
1384  *  @mask: Mask to specify which semaphore to acquire
1385  *
1386  *  Acquires the SWFW semaphore through SW_FW_SYNC register for the specified
1387  *  function (CSR, PHY0, PHY1, EEPROM, Flash)
1388  **/
1389 s32 ixgbe_acquire_swfw_semaphore(struct ixgbe_hw *hw, u32 mask)
1390 {
1391         return ixgbe_call_func(hw, hw->mac.ops.acquire_swfw_sync,
1392                                (hw, mask), IXGBE_NOT_IMPLEMENTED);
1393 }
1394
1395 /**
1396  *  ixgbe_release_swfw_semaphore - Release SWFW semaphore
1397  *  @hw: pointer to hardware structure
1398  *  @mask: Mask to specify which semaphore to release
1399  *
1400  *  Releases the SWFW semaphore through SW_FW_SYNC register for the specified
1401  *  function (CSR, PHY0, PHY1, EEPROM, Flash)
1402  **/
1403 void ixgbe_release_swfw_semaphore(struct ixgbe_hw *hw, u32 mask)
1404 {
1405         if (hw->mac.ops.release_swfw_sync)
1406                 hw->mac.ops.release_swfw_sync(hw, mask);
1407 }
1408
1409
1410 void ixgbe_disable_rx(struct ixgbe_hw *hw)
1411 {
1412         if (hw->mac.ops.disable_rx)
1413                 hw->mac.ops.disable_rx(hw);
1414 }
1415
1416 void ixgbe_enable_rx(struct ixgbe_hw *hw)
1417 {
1418         if (hw->mac.ops.enable_rx)
1419                 hw->mac.ops.enable_rx(hw);
1420 }