net/mlx5: add queue start and stop
[dpdk.git] / drivers / net / mlx5 / mlx5_txq.c
index 4d55fd4..21fe16b 100644 (file)
@@ -4,34 +4,30 @@
  */
 
 #include <stddef.h>
-#include <assert.h>
 #include <errno.h>
 #include <string.h>
 #include <stdint.h>
 #include <unistd.h>
-#include <sys/mman.h>
-
-/* Verbs header. */
-/* ISO C doesn't support unnamed structs/unions, disabling -pedantic. */
-#ifdef PEDANTIC
-#pragma GCC diagnostic ignored "-Wpedantic"
-#endif
-#include <infiniband/verbs.h>
-#ifdef PEDANTIC
-#pragma GCC diagnostic error "-Wpedantic"
-#endif
+#include <inttypes.h>
 
 #include <rte_mbuf.h>
 #include <rte_malloc.h>
 #include <rte_ethdev_driver.h>
 #include <rte_common.h>
+#include <rte_eal_paging.h>
+
+#include <mlx5_glue.h>
+#include <mlx5_devx_cmds.h>
+#include <mlx5_common.h>
+#include <mlx5_common_mr.h>
+#include <mlx5_common_os.h>
+#include <mlx5_malloc.h>
 
-#include "mlx5_utils.h"
 #include "mlx5_defs.h"
+#include "mlx5_utils.h"
 #include "mlx5.h"
 #include "mlx5_rxtx.h"
 #include "mlx5_autoconf.h"
-#include "mlx5_glue.h"
 
 /**
  * Allocate TX queue elements.
@@ -46,7 +42,7 @@ txq_alloc_elts(struct mlx5_txq_ctrl *txq_ctrl)
        unsigned int i;
 
        for (i = 0; (i != elts_n); ++i)
-               (*txq_ctrl->txq.elts)[i] = NULL;
+               txq_ctrl->txq.elts[i] = NULL;
        DRV_LOG(DEBUG, "port %u Tx queue %u allocated and configured %u WRs",
                PORT_ID(txq_ctrl->priv), txq_ctrl->txq.idx, elts_n);
        txq_ctrl->txq.elts_head = 0;
@@ -60,14 +56,14 @@ txq_alloc_elts(struct mlx5_txq_ctrl *txq_ctrl)
  * @param txq_ctrl
  *   Pointer to TX queue structure.
  */
-static void
+void
 txq_free_elts(struct mlx5_txq_ctrl *txq_ctrl)
 {
        const uint16_t elts_n = 1 << txq_ctrl->txq.elts_n;
        const uint16_t elts_m = elts_n - 1;
        uint16_t elts_head = txq_ctrl->txq.elts_head;
        uint16_t elts_tail = txq_ctrl->txq.elts_tail;
-       struct rte_mbuf *(*elts)[elts_n] = txq_ctrl->txq.elts;
+       struct rte_mbuf *(*elts)[elts_n] = &txq_ctrl->txq.elts;
 
        DRV_LOG(DEBUG, "port %u Tx queue %u freeing WRs",
                PORT_ID(txq_ctrl->priv), txq_ctrl->txq.idx);
@@ -78,9 +74,9 @@ txq_free_elts(struct mlx5_txq_ctrl *txq_ctrl)
        while (elts_tail != elts_head) {
                struct rte_mbuf *elt = (*elts)[elts_tail & elts_m];
 
-               assert(elt != NULL);
+               MLX5_ASSERT(elt != NULL);
                rte_pktmbuf_free_seg(elt);
-#ifndef NDEBUG
+#ifdef RTE_LIBRTE_MLX5_DEBUG
                /* Poisoning. */
                memset(&(*elts)[elts_tail & elts_m],
                       0x77,
@@ -113,6 +109,8 @@ mlx5_get_tx_port_offloads(struct rte_eth_dev *dev)
                             DEV_TX_OFFLOAD_TCP_CKSUM);
        if (config->tso)
                offloads |= DEV_TX_OFFLOAD_TCP_TSO;
+       if (config->tx_pp)
+               offloads |= DEV_TX_OFFLOAD_SEND_ON_TIMESTAMP;
        if (config->swp) {
                if (config->hw_csum)
                        offloads |= DEV_TX_OFFLOAD_OUTER_IPV4_CKSUM;
@@ -125,58 +123,305 @@ mlx5_get_tx_port_offloads(struct rte_eth_dev *dev)
                        offloads |= DEV_TX_OFFLOAD_OUTER_IPV4_CKSUM;
                if (config->tso)
                        offloads |= (DEV_TX_OFFLOAD_VXLAN_TNL_TSO |
-                                    DEV_TX_OFFLOAD_GRE_TNL_TSO);
+                                    DEV_TX_OFFLOAD_GRE_TNL_TSO |
+                                    DEV_TX_OFFLOAD_GENEVE_TNL_TSO);
        }
-#ifdef HAVE_IBV_FLOW_DV_SUPPORT
-       if (config->dv_flow_en)
-               offloads |= DEV_TX_OFFLOAD_MATCH_METADATA;
-#endif
        return offloads;
 }
 
+/* Fetches and drops all SW-owned and error CQEs to synchronize CQ. */
+static void
+txq_sync_cq(struct mlx5_txq_data *txq)
+{
+       volatile struct mlx5_cqe *cqe;
+       int ret, i;
+
+       i = txq->cqe_s;
+       do {
+               cqe = &txq->cqes[txq->cq_ci & txq->cqe_m];
+               ret = check_cqe(cqe, txq->cqe_s, txq->cq_ci);
+               if (unlikely(ret != MLX5_CQE_STATUS_SW_OWN)) {
+                       if (likely(ret != MLX5_CQE_STATUS_ERR)) {
+                               /* No new CQEs in completion queue. */
+                               MLX5_ASSERT(ret == MLX5_CQE_STATUS_HW_OWN);
+                               break;
+                       }
+               }
+               ++txq->cq_ci;
+       } while (--i);
+       /* Move all CQEs to HW ownership. */
+       for (i = 0; i < txq->cqe_s; i++) {
+               cqe = &txq->cqes[i];
+               cqe->op_own = MLX5_CQE_INVALIDATE;
+       }
+       /* Resync CQE and WQE (WQ in reset state). */
+       rte_cio_wmb();
+       *txq->cq_db = rte_cpu_to_be_32(txq->cq_ci);
+       rte_cio_wmb();
+}
+
 /**
- * DPDK callback to configure a TX queue.
+ * Tx queue stop. Device queue goes to the idle state,
+ * all involved mbufs are freed from elts/WQ.
  *
  * @param dev
  *   Pointer to Ethernet device structure.
  * @param idx
- *   TX queue index.
- * @param desc
- *   Number of descriptors to configure in queue.
- * @param socket
- *   NUMA socket on which memory must be allocated.
- * @param[in] conf
- *   Thresholds parameters.
+ *   Tx queue index.
  *
  * @return
  *   0 on success, a negative errno value otherwise and rte_errno is set.
  */
 int
-mlx5_tx_queue_setup(struct rte_eth_dev *dev, uint16_t idx, uint16_t desc,
-                   unsigned int socket, const struct rte_eth_txconf *conf)
+mlx5_tx_queue_stop_primary(struct rte_eth_dev *dev, uint16_t idx)
 {
        struct mlx5_priv *priv = dev->data->dev_private;
        struct mlx5_txq_data *txq = (*priv->txqs)[idx];
        struct mlx5_txq_ctrl *txq_ctrl =
-               container_of(txq, struct mlx5_txq_ctrl, txq);
+                       container_of(txq, struct mlx5_txq_ctrl, txq);
+       int ret;
+
+       MLX5_ASSERT(rte_eal_process_type() == RTE_PROC_PRIMARY);
+       /* Move QP to RESET state. */
+       if (txq_ctrl->obj->type == MLX5_TXQ_OBJ_TYPE_DEVX_SQ) {
+               struct mlx5_devx_modify_sq_attr msq_attr = { 0 };
+
+               /* Change queue state to reset with DevX. */
+               msq_attr.sq_state = MLX5_SQC_STATE_RDY;
+               msq_attr.state = MLX5_SQC_STATE_RST;
+               ret = mlx5_devx_cmd_modify_sq(txq_ctrl->obj->sq_devx,
+                                             &msq_attr);
+               if (ret) {
+                       DRV_LOG(ERR, "Cannot change the "
+                               "Tx QP state to RESET %s",
+                               strerror(errno));
+                       rte_errno = errno;
+                       return ret;
+               }
+       } else {
+               struct ibv_qp_attr mod = {
+                       .qp_state = IBV_QPS_RESET,
+                       .port_num = (uint8_t)priv->dev_port,
+               };
+               struct ibv_qp *qp = txq_ctrl->obj->qp;
 
-       if (desc <= MLX5_TX_COMP_THRESH) {
+               /* Change queue state to reset with Verbs. */
+               ret = mlx5_glue->modify_qp(qp, &mod, IBV_QP_STATE);
+               if (ret) {
+                       DRV_LOG(ERR, "Cannot change the Tx QP state to RESET "
+                               "%s", strerror(errno));
+                       rte_errno = errno;
+                       return ret;
+               }
+       }
+       /* Handle all send completions. */
+       txq_sync_cq(txq);
+       /* Free elts stored in the SQ. */
+       txq_free_elts(txq_ctrl);
+       /* Prevent writing new pkts to SQ by setting no free WQE.*/
+       txq->wqe_ci = txq->wqe_s;
+       txq->wqe_pi = 0;
+       txq->elts_comp = 0;
+       /* Set the actual queue state. */
+       dev->data->tx_queue_state[idx] = RTE_ETH_QUEUE_STATE_STOPPED;
+       return 0;
+}
+
+/**
+ * Tx queue stop. Device queue goes to the idle state,
+ * all involved mbufs are freed from elts/WQ.
+ *
+ * @param dev
+ *   Pointer to Ethernet device structure.
+ * @param idx
+ *   Tx queue index.
+ *
+ * @return
+ *   0 on success, a negative errno value otherwise and rte_errno is set.
+ */
+int
+mlx5_tx_queue_stop(struct rte_eth_dev *dev, uint16_t idx)
+{
+       int ret;
+
+       if (dev->data->tx_queue_state[idx] == RTE_ETH_QUEUE_STATE_HAIRPIN) {
+               DRV_LOG(ERR, "Hairpin queue can't be stopped");
+               rte_errno = EINVAL;
+               return -EINVAL;
+       }
+       if (dev->data->tx_queue_state[idx] == RTE_ETH_QUEUE_STATE_STOPPED)
+               return 0;
+       if (rte_eal_process_type() ==  RTE_PROC_SECONDARY) {
+               ret = mlx5_mp_os_req_queue_control(dev, idx,
+                                                  MLX5_MP_REQ_QUEUE_TX_STOP);
+       } else {
+               ret = mlx5_tx_queue_stop_primary(dev, idx);
+       }
+       return ret;
+}
+
+/**
+ * Rx queue start. Device queue goes to the ready state,
+ * all required mbufs are allocated and WQ is replenished.
+ *
+ * @param dev
+ *   Pointer to Ethernet device structure.
+ * @param idx
+ *   RX queue index.
+ *
+ * @return
+ *   0 on success, a negative errno value otherwise and rte_errno is set.
+ */
+int
+mlx5_tx_queue_start_primary(struct rte_eth_dev *dev, uint16_t idx)
+{
+       struct mlx5_priv *priv = dev->data->dev_private;
+       struct mlx5_txq_data *txq = (*priv->txqs)[idx];
+       struct mlx5_txq_ctrl *txq_ctrl =
+                       container_of(txq, struct mlx5_txq_ctrl, txq);
+       int ret;
+
+       MLX5_ASSERT(rte_eal_process_type() ==  RTE_PROC_PRIMARY);
+       if (txq_ctrl->obj->type == MLX5_TXQ_OBJ_TYPE_DEVX_SQ) {
+               struct mlx5_devx_modify_sq_attr msq_attr = { 0 };
+               struct mlx5_txq_obj *obj = txq_ctrl->obj;
+
+               msq_attr.sq_state = MLX5_SQC_STATE_RDY;
+               msq_attr.state = MLX5_SQC_STATE_RST;
+               ret = mlx5_devx_cmd_modify_sq(obj->sq_devx, &msq_attr);
+               if (ret) {
+                       rte_errno = errno;
+                       DRV_LOG(ERR,
+                               "Cannot change the Tx QP state to RESET "
+                               "%s", strerror(errno));
+                       return ret;
+               }
+               msq_attr.sq_state = MLX5_SQC_STATE_RST;
+               msq_attr.state = MLX5_SQC_STATE_RDY;
+               ret = mlx5_devx_cmd_modify_sq(obj->sq_devx, &msq_attr);
+               if (ret) {
+                       rte_errno = errno;
+                       DRV_LOG(ERR,
+                               "Cannot change the Tx QP state to READY "
+                               "%s", strerror(errno));
+                       return ret;
+               }
+       } else {
+               struct ibv_qp_attr mod = {
+                       .qp_state = IBV_QPS_RESET,
+                       .port_num = (uint8_t)priv->dev_port,
+               };
+               struct ibv_qp *qp = txq_ctrl->obj->qp;
+
+               ret = mlx5_glue->modify_qp(qp, &mod, IBV_QP_STATE);
+               if (ret) {
+                       DRV_LOG(ERR, "Cannot change the Tx QP state to RESET "
+                               "%s", strerror(errno));
+                       rte_errno = errno;
+                       return ret;
+               }
+               mod.qp_state = IBV_QPS_INIT;
+               ret = mlx5_glue->modify_qp(qp, &mod,
+                                          (IBV_QP_STATE | IBV_QP_PORT));
+               if (ret) {
+                       DRV_LOG(ERR, "Cannot change Tx QP state to INIT %s",
+                               strerror(errno));
+                       rte_errno = errno;
+                       return ret;
+               }
+               mod.qp_state = IBV_QPS_RTR;
+               ret = mlx5_glue->modify_qp(qp, &mod, IBV_QP_STATE);
+               if (ret) {
+                       DRV_LOG(ERR, "Cannot change Tx QP state to RTR %s",
+                               strerror(errno));
+                       rte_errno = errno;
+                       return ret;
+               }
+               mod.qp_state = IBV_QPS_RTS;
+               ret = mlx5_glue->modify_qp(qp, &mod, IBV_QP_STATE);
+               if (ret) {
+                       DRV_LOG(ERR, "Cannot change Tx QP state to RTS %s",
+                               strerror(errno));
+                       rte_errno = errno;
+                       return ret;
+               }
+       }
+       txq_ctrl->txq.wqe_ci = 0;
+       txq_ctrl->txq.wqe_pi = 0;
+       txq_ctrl->txq.elts_comp = 0;
+       /* Set the actual queue state. */
+       dev->data->tx_queue_state[idx] = RTE_ETH_QUEUE_STATE_STARTED;
+       return 0;
+}
+
+/**
+ * Rx queue start. Device queue goes to the ready state,
+ * all required mbufs are allocated and WQ is replenished.
+ *
+ * @param dev
+ *   Pointer to Ethernet device structure.
+ * @param idx
+ *   RX queue index.
+ *
+ * @return
+ *   0 on success, a negative errno value otherwise and rte_errno is set.
+ */
+int
+mlx5_tx_queue_start(struct rte_eth_dev *dev, uint16_t idx)
+{
+       int ret;
+
+       if (dev->data->tx_queue_state[idx] == RTE_ETH_QUEUE_STATE_HAIRPIN) {
+               DRV_LOG(ERR, "Hairpin queue can't be started");
+               rte_errno = EINVAL;
+               return -EINVAL;
+       }
+       if (dev->data->tx_queue_state[idx] == RTE_ETH_QUEUE_STATE_STARTED)
+               return 0;
+       if (rte_eal_process_type() ==  RTE_PROC_SECONDARY) {
+               ret = mlx5_mp_os_req_queue_control(dev, idx,
+                                                  MLX5_MP_REQ_QUEUE_TX_START);
+       } else {
+               ret = mlx5_tx_queue_start_primary(dev, idx);
+       }
+       return ret;
+}
+
+/**
+ * Tx queue presetup checks.
+ *
+ * @param dev
+ *   Pointer to Ethernet device structure.
+ * @param idx
+ *   Tx queue index.
+ * @param desc
+ *   Number of descriptors to configure in queue.
+ *
+ * @return
+ *   0 on success, a negative errno value otherwise and rte_errno is set.
+ */
+static int
+mlx5_tx_queue_pre_setup(struct rte_eth_dev *dev, uint16_t idx, uint16_t *desc)
+{
+       struct mlx5_priv *priv = dev->data->dev_private;
+
+       if (*desc <= MLX5_TX_COMP_THRESH) {
                DRV_LOG(WARNING,
                        "port %u number of descriptors requested for Tx queue"
                        " %u must be higher than MLX5_TX_COMP_THRESH, using %u"
-                       " instead of %u",
-                       dev->data->port_id, idx, MLX5_TX_COMP_THRESH + 1, desc);
-               desc = MLX5_TX_COMP_THRESH + 1;
+                       " instead of %u", dev->data->port_id, idx,
+                       MLX5_TX_COMP_THRESH + 1, *desc);
+               *desc = MLX5_TX_COMP_THRESH + 1;
        }
-       if (!rte_is_power_of_2(desc)) {
-               desc = 1 << log2above(desc);
+       if (!rte_is_power_of_2(*desc)) {
+               *desc = 1 << log2above(*desc);
                DRV_LOG(WARNING,
                        "port %u increased number of descriptors in Tx queue"
                        " %u to the next power of two (%d)",
-                       dev->data->port_id, idx, desc);
+                       dev->data->port_id, idx, *desc);
        }
        DRV_LOG(DEBUG, "port %u configuring queue %u for %u descriptors",
-               dev->data->port_id, idx, desc);
+               dev->data->port_id, idx, *desc);
        if (idx >= priv->txqs_n) {
                DRV_LOG(ERR, "port %u Tx queue index out of range (%u >= %u)",
                        dev->data->port_id, idx, priv->txqs_n);
@@ -190,6 +435,38 @@ mlx5_tx_queue_setup(struct rte_eth_dev *dev, uint16_t idx, uint16_t desc,
                return -rte_errno;
        }
        mlx5_txq_release(dev, idx);
+       return 0;
+}
+/**
+ * DPDK callback to configure a TX queue.
+ *
+ * @param dev
+ *   Pointer to Ethernet device structure.
+ * @param idx
+ *   TX queue index.
+ * @param desc
+ *   Number of descriptors to configure in queue.
+ * @param socket
+ *   NUMA socket on which memory must be allocated.
+ * @param[in] conf
+ *   Thresholds parameters.
+ *
+ * @return
+ *   0 on success, a negative errno value otherwise and rte_errno is set.
+ */
+int
+mlx5_tx_queue_setup(struct rte_eth_dev *dev, uint16_t idx, uint16_t desc,
+                   unsigned int socket, const struct rte_eth_txconf *conf)
+{
+       struct mlx5_priv *priv = dev->data->dev_private;
+       struct mlx5_txq_data *txq = (*priv->txqs)[idx];
+       struct mlx5_txq_ctrl *txq_ctrl =
+               container_of(txq, struct mlx5_txq_ctrl, txq);
+       int res;
+
+       res = mlx5_tx_queue_pre_setup(dev, idx, &desc);
+       if (res)
+               return res;
        txq_ctrl = mlx5_txq_new(dev, idx, desc, socket, conf);
        if (!txq_ctrl) {
                DRV_LOG(ERR, "port %u unable to allocate queue index %u",
@@ -199,6 +476,58 @@ mlx5_tx_queue_setup(struct rte_eth_dev *dev, uint16_t idx, uint16_t desc,
        DRV_LOG(DEBUG, "port %u adding Tx queue %u to list",
                dev->data->port_id, idx);
        (*priv->txqs)[idx] = &txq_ctrl->txq;
+       dev->data->tx_queue_state[idx] = RTE_ETH_QUEUE_STATE_STARTED;
+       return 0;
+}
+
+/**
+ * DPDK callback to configure a TX hairpin queue.
+ *
+ * @param dev
+ *   Pointer to Ethernet device structure.
+ * @param idx
+ *   TX queue index.
+ * @param desc
+ *   Number of descriptors to configure in queue.
+ * @param[in] hairpin_conf
+ *   The hairpin binding configuration.
+ *
+ * @return
+ *   0 on success, a negative errno value otherwise and rte_errno is set.
+ */
+int
+mlx5_tx_hairpin_queue_setup(struct rte_eth_dev *dev, uint16_t idx,
+                           uint16_t desc,
+                           const struct rte_eth_hairpin_conf *hairpin_conf)
+{
+       struct mlx5_priv *priv = dev->data->dev_private;
+       struct mlx5_txq_data *txq = (*priv->txqs)[idx];
+       struct mlx5_txq_ctrl *txq_ctrl =
+               container_of(txq, struct mlx5_txq_ctrl, txq);
+       int res;
+
+       res = mlx5_tx_queue_pre_setup(dev, idx, &desc);
+       if (res)
+               return res;
+       if (hairpin_conf->peer_count != 1 ||
+           hairpin_conf->peers[0].port != dev->data->port_id ||
+           hairpin_conf->peers[0].queue >= priv->rxqs_n) {
+               DRV_LOG(ERR, "port %u unable to setup hairpin queue index %u "
+                       " invalid hairpind configuration", dev->data->port_id,
+                       idx);
+               rte_errno = EINVAL;
+               return -rte_errno;
+       }
+       txq_ctrl = mlx5_txq_hairpin_new(dev, idx, desc, hairpin_conf);
+       if (!txq_ctrl) {
+               DRV_LOG(ERR, "port %u unable to allocate queue index %u",
+                       dev->data->port_id, idx);
+               return -rte_errno;
+       }
+       DRV_LOG(DEBUG, "port %u adding Tx queue %u to list",
+               dev->data->port_id, idx);
+       (*priv->txqs)[idx] = &txq_ctrl->txq;
+       dev->data->tx_queue_state[idx] = RTE_ETH_QUEUE_STATE_HAIRPIN;
        return 0;
 }
 
@@ -222,13 +551,37 @@ mlx5_tx_queue_release(void *dpdk_txq)
        priv = txq_ctrl->priv;
        for (i = 0; (i != priv->txqs_n); ++i)
                if ((*priv->txqs)[i] == txq) {
-                       mlx5_txq_release(ETH_DEV(priv), i);
                        DRV_LOG(DEBUG, "port %u removing Tx queue %u from list",
                                PORT_ID(priv), txq->idx);
+                       mlx5_txq_release(ETH_DEV(priv), i);
                        break;
                }
 }
 
+/**
+ * Configure the doorbell register non-cached attribute.
+ *
+ * @param txq_ctrl
+ *   Pointer to Tx queue control structure.
+ * @param page_size
+ *   Systme page size
+ */
+static void
+txq_uar_ncattr_init(struct mlx5_txq_ctrl *txq_ctrl, size_t page_size)
+{
+       struct mlx5_priv *priv = txq_ctrl->priv;
+       off_t cmd;
+
+       txq_ctrl->txq.db_heu = priv->config.dbnc == MLX5_TXDB_HEURISTIC;
+       txq_ctrl->txq.db_nc = 0;
+       /* Check the doorbell register mapping type. */
+       cmd = txq_ctrl->uar_mmap_offset / page_size;
+       cmd >>= MLX5_UAR_MMAP_CMD_SHIFT;
+       cmd &= MLX5_UAR_MMAP_CMD_MASK;
+       if (cmd == MLX5_MMAP_GET_NC_PAGES_CMD)
+               txq_ctrl->txq.db_nc = 1;
+}
+
 /**
  * Initialize Tx UAR registers for primary process.
  *
@@ -242,17 +595,24 @@ txq_uar_init(struct mlx5_txq_ctrl *txq_ctrl)
        struct mlx5_proc_priv *ppriv = MLX5_PROC_PRIV(PORT_ID(priv));
 #ifndef RTE_ARCH_64
        unsigned int lock_idx;
-       const size_t page_size = sysconf(_SC_PAGESIZE);
 #endif
+       const size_t page_size = rte_mem_page_size();
+       if (page_size == (size_t)-1) {
+               DRV_LOG(ERR, "Failed to get mem page size");
+               rte_errno = ENOMEM;
+       }
 
-       assert(rte_eal_process_type() == RTE_PROC_PRIMARY);
-       assert(ppriv);
+       if (txq_ctrl->type != MLX5_TXQ_TYPE_STANDARD)
+               return;
+       MLX5_ASSERT(rte_eal_process_type() == RTE_PROC_PRIMARY);
+       MLX5_ASSERT(ppriv);
        ppriv->uar_table[txq_ctrl->txq.idx] = txq_ctrl->bf_reg;
+       txq_uar_ncattr_init(txq_ctrl, page_size);
 #ifndef RTE_ARCH_64
        /* Assign an UAR lock according to UAR page number */
        lock_idx = (txq_ctrl->uar_mmap_offset / page_size) &
                   MLX5_UAR_PAGE_NUM_MASK;
-       txq_ctrl->txq.uar_lock = &priv->uar_lock[lock_idx];
+       txq_ctrl->txq.uar_lock = &priv->sh->uar_lock[lock_idx];
 #endif
 }
 
@@ -279,18 +639,25 @@ txq_uar_init_secondary(struct mlx5_txq_ctrl *txq_ctrl, int fd)
        void *addr;
        uintptr_t uar_va;
        uintptr_t offset;
-       const size_t page_size = sysconf(_SC_PAGESIZE);
+       const size_t page_size = rte_mem_page_size();
+       if (page_size == (size_t)-1) {
+               DRV_LOG(ERR, "Failed to get mem page size");
+               rte_errno = ENOMEM;
+               return -rte_errno;
+       }
 
-       assert(ppriv);
+       if (txq_ctrl->type != MLX5_TXQ_TYPE_STANDARD)
+               return 0;
+       MLX5_ASSERT(ppriv);
        /*
         * As rdma-core, UARs are mapped in size of OS page
         * size. Ref to libmlx5 function: mlx5_init_context()
         */
        uar_va = (uintptr_t)txq_ctrl->bf_reg;
        offset = uar_va & (page_size - 1); /* Offset in page. */
-       addr = mmap(NULL, page_size, PROT_WRITE, MAP_SHARED, fd,
-                       txq_ctrl->uar_mmap_offset);
-       if (addr == MAP_FAILED) {
+       addr = rte_mem_map(NULL, page_size, RTE_PROT_WRITE, RTE_MAP_SHARED,
+                           fd, txq_ctrl->uar_mmap_offset);
+       if (!addr) {
                DRV_LOG(ERR,
                        "port %u mmap failed for BF reg of txq %u",
                        txq->port_id, txq->idx);
@@ -299,6 +666,7 @@ txq_uar_init_secondary(struct mlx5_txq_ctrl *txq_ctrl, int fd)
        }
        addr = RTE_PTR_ADD(addr, offset);
        ppriv->uar_table[txq->idx] = addr;
+       txq_uar_ncattr_init(txq_ctrl, page_size);
        return 0;
 }
 
@@ -312,11 +680,41 @@ static void
 txq_uar_uninit_secondary(struct mlx5_txq_ctrl *txq_ctrl)
 {
        struct mlx5_proc_priv *ppriv = MLX5_PROC_PRIV(PORT_ID(txq_ctrl->priv));
-       const size_t page_size = sysconf(_SC_PAGESIZE);
        void *addr;
+       const size_t page_size = rte_mem_page_size();
+       if (page_size == (size_t)-1) {
+               DRV_LOG(ERR, "Failed to get mem page size");
+               rte_errno = ENOMEM;
+       }
 
+       if (txq_ctrl->type != MLX5_TXQ_TYPE_STANDARD)
+               return;
        addr = ppriv->uar_table[txq_ctrl->txq.idx];
-       munmap(RTE_PTR_ALIGN_FLOOR(addr, page_size), page_size);
+       rte_mem_unmap(RTE_PTR_ALIGN_FLOOR(addr, page_size), page_size);
+}
+
+/**
+ * Deinitialize Tx UAR registers for secondary process.
+ *
+ * @param dev
+ *   Pointer to Ethernet device.
+ */
+void
+mlx5_tx_uar_uninit_secondary(struct rte_eth_dev *dev)
+{
+       struct mlx5_priv *priv = dev->data->dev_private;
+       struct mlx5_txq_data *txq;
+       struct mlx5_txq_ctrl *txq_ctrl;
+       unsigned int i;
+
+       MLX5_ASSERT(rte_eal_process_type() == RTE_PROC_SECONDARY);
+       for (i = 0; i != priv->txqs_n; ++i) {
+               if (!(*priv->txqs)[i])
+                       continue;
+               txq = (*priv->txqs)[i];
+               txq_ctrl = container_of(txq, struct mlx5_txq_ctrl, txq);
+               txq_uar_uninit_secondary(txq_ctrl);
+       }
 }
 
 /**
@@ -339,13 +737,15 @@ mlx5_tx_uar_init_secondary(struct rte_eth_dev *dev, int fd)
        unsigned int i;
        int ret;
 
-       assert(rte_eal_process_type() == RTE_PROC_SECONDARY);
+       MLX5_ASSERT(rte_eal_process_type() == RTE_PROC_SECONDARY);
        for (i = 0; i != priv->txqs_n; ++i) {
                if (!(*priv->txqs)[i])
                        continue;
                txq = (*priv->txqs)[i];
                txq_ctrl = container_of(txq, struct mlx5_txq_ctrl, txq);
-               assert(txq->idx == (uint16_t)i);
+               if (txq_ctrl->type != MLX5_TXQ_TYPE_STANDARD)
+                       continue;
+               MLX5_ASSERT(txq->idx == (uint16_t)i);
                ret = txq_uar_init_secondary(txq_ctrl, fd);
                if (ret)
                        goto error;
@@ -364,22 +764,380 @@ error:
 }
 
 /**
- * Check if the burst function is using eMPW.
+ * Create the Tx hairpin queue object.
+ *
+ * @param dev
+ *   Pointer to Ethernet device.
+ * @param idx
+ *   Queue index in DPDK Tx queue array
+ *
+ * @return
+ *   The hairpin DevX object initialised, NULL otherwise and rte_errno is set.
+ */
+static struct mlx5_txq_obj *
+mlx5_txq_obj_hairpin_new(struct rte_eth_dev *dev, uint16_t idx)
+{
+       struct mlx5_priv *priv = dev->data->dev_private;
+       struct mlx5_txq_data *txq_data = (*priv->txqs)[idx];
+       struct mlx5_txq_ctrl *txq_ctrl =
+               container_of(txq_data, struct mlx5_txq_ctrl, txq);
+       struct mlx5_devx_create_sq_attr attr = { 0 };
+       struct mlx5_txq_obj *tmpl = NULL;
+       uint32_t max_wq_data;
+
+       MLX5_ASSERT(txq_data);
+       MLX5_ASSERT(!txq_ctrl->obj);
+       tmpl = mlx5_malloc(MLX5_MEM_RTE | MLX5_MEM_ZERO, sizeof(*tmpl), 0,
+                          txq_ctrl->socket);
+       if (!tmpl) {
+               DRV_LOG(ERR,
+                       "port %u Tx queue %u cannot allocate memory resources",
+                       dev->data->port_id, txq_data->idx);
+               rte_errno = ENOMEM;
+               return NULL;
+       }
+       tmpl->type = MLX5_TXQ_OBJ_TYPE_DEVX_HAIRPIN;
+       tmpl->txq_ctrl = txq_ctrl;
+       attr.hairpin = 1;
+       attr.tis_lst_sz = 1;
+       max_wq_data = priv->config.hca_attr.log_max_hairpin_wq_data_sz;
+       /* Jumbo frames > 9KB should be supported, and more packets. */
+       if (priv->config.log_hp_size != (uint32_t)MLX5_ARG_UNSET) {
+               if (priv->config.log_hp_size > max_wq_data) {
+                       DRV_LOG(ERR, "total data size %u power of 2 is "
+                               "too large for hairpin",
+                               priv->config.log_hp_size);
+                       mlx5_free(tmpl);
+                       rte_errno = ERANGE;
+                       return NULL;
+               }
+               attr.wq_attr.log_hairpin_data_sz = priv->config.log_hp_size;
+       } else {
+               attr.wq_attr.log_hairpin_data_sz =
+                               (max_wq_data < MLX5_HAIRPIN_JUMBO_LOG_SIZE) ?
+                                max_wq_data : MLX5_HAIRPIN_JUMBO_LOG_SIZE;
+       }
+       /* Set the packets number to the maximum value for performance. */
+       attr.wq_attr.log_hairpin_num_packets =
+                       attr.wq_attr.log_hairpin_data_sz -
+                       MLX5_HAIRPIN_QUEUE_STRIDE;
+       attr.tis_num = priv->sh->tis->id;
+       tmpl->sq = mlx5_devx_cmd_create_sq(priv->sh->ctx, &attr);
+       if (!tmpl->sq) {
+               DRV_LOG(ERR,
+                       "port %u tx hairpin queue %u can't create sq object",
+                       dev->data->port_id, idx);
+               mlx5_free(tmpl);
+               rte_errno = errno;
+               return NULL;
+       }
+       DRV_LOG(DEBUG, "port %u sxq %u updated with %p", dev->data->port_id,
+               idx, (void *)&tmpl);
+       rte_atomic32_inc(&tmpl->refcnt);
+       LIST_INSERT_HEAD(&priv->txqsobj, tmpl, next);
+       return tmpl;
+}
+
+/**
+ * Destroy the Tx queue DevX object.
+ *
+ * @param txq_obj
+ *   Txq object to destroy
+ */
+static void
+txq_release_sq_resources(struct mlx5_txq_obj *txq_obj)
+{
+       MLX5_ASSERT(txq_obj->type == MLX5_TXQ_OBJ_TYPE_DEVX_SQ);
+
+       if (txq_obj->sq_devx)
+               claim_zero(mlx5_devx_cmd_destroy(txq_obj->sq_devx));
+       if (txq_obj->sq_dbrec_page)
+               claim_zero(mlx5_release_dbr
+                               (&txq_obj->txq_ctrl->priv->dbrpgs,
+                               mlx5_os_get_umem_id
+                                       (txq_obj->sq_dbrec_page->umem),
+                               txq_obj->sq_dbrec_offset));
+       if (txq_obj->sq_umem)
+               claim_zero(mlx5_glue->devx_umem_dereg(txq_obj->sq_umem));
+       if (txq_obj->sq_buf)
+               mlx5_free(txq_obj->sq_buf);
+       if (txq_obj->cq_devx)
+               claim_zero(mlx5_devx_cmd_destroy(txq_obj->cq_devx));
+       if (txq_obj->cq_dbrec_page)
+               claim_zero(mlx5_release_dbr
+                               (&txq_obj->txq_ctrl->priv->dbrpgs,
+                               mlx5_os_get_umem_id
+                                       (txq_obj->cq_dbrec_page->umem),
+                               txq_obj->cq_dbrec_offset));
+       if (txq_obj->cq_umem)
+               claim_zero(mlx5_glue->devx_umem_dereg(txq_obj->cq_umem));
+       if (txq_obj->cq_buf)
+               mlx5_free(txq_obj->cq_buf);
+}
+
+/**
+ * Create the Tx queue DevX object.
  *
- * @param tx_pkt_burst
- *   Tx burst function pointer.
+ * @param dev
+ *   Pointer to Ethernet device.
+ * @param idx
+ *   Queue index in DPDK Tx queue array
  *
  * @return
- *   1 if the burst function is using eMPW, 0 otherwise.
+ *   The DevX object initialised, NULL otherwise and rte_errno is set.
  */
-static int
-is_empw_burst_func(eth_tx_burst_t tx_pkt_burst)
+static struct mlx5_txq_obj *
+mlx5_txq_obj_devx_new(struct rte_eth_dev *dev, uint16_t idx)
 {
-       if (tx_pkt_burst == mlx5_tx_burst_raw_vec ||
-           tx_pkt_burst == mlx5_tx_burst_vec ||
-           tx_pkt_burst == mlx5_tx_burst_empw)
-               return 1;
-       return 0;
+#ifndef HAVE_MLX5DV_DEVX_UAR_OFFSET
+       DRV_LOG(ERR, "port %u Tx queue %u cannot create with DevX, no UAR",
+                    dev->data->port_id, idx);
+       rte_errno = ENOMEM;
+       return NULL;
+#else
+       struct mlx5_priv *priv = dev->data->dev_private;
+       struct mlx5_dev_ctx_shared *sh = priv->sh;
+       struct mlx5_txq_data *txq_data = (*priv->txqs)[idx];
+       struct mlx5_txq_ctrl *txq_ctrl =
+               container_of(txq_data, struct mlx5_txq_ctrl, txq);
+       struct mlx5_devx_create_sq_attr sq_attr = { 0 };
+       struct mlx5_devx_modify_sq_attr msq_attr = { 0 };
+       struct mlx5_devx_cq_attr cq_attr = { 0 };
+       struct mlx5_txq_obj *txq_obj = NULL;
+       size_t page_size;
+       struct mlx5_cqe *cqe;
+       uint32_t i, nqe;
+       size_t alignment = (size_t)-1;
+       int ret = 0;
+
+       MLX5_ASSERT(txq_data);
+       MLX5_ASSERT(!txq_ctrl->obj);
+       page_size = rte_mem_page_size();
+       if (page_size == (size_t)-1) {
+               DRV_LOG(ERR, "Failed to get mem page size");
+               rte_errno = ENOMEM;
+               return NULL;
+       }
+       txq_obj = mlx5_malloc(MLX5_MEM_RTE | MLX5_MEM_ZERO,
+                             sizeof(struct mlx5_txq_obj), 0,
+                             txq_ctrl->socket);
+       if (!txq_obj) {
+               DRV_LOG(ERR,
+                       "port %u Tx queue %u cannot allocate memory resources",
+                       dev->data->port_id, txq_data->idx);
+               rte_errno = ENOMEM;
+               return NULL;
+       }
+       txq_obj->type = MLX5_TXQ_OBJ_TYPE_DEVX_SQ;
+       txq_obj->txq_ctrl = txq_ctrl;
+       txq_obj->dev = dev;
+       /* Create the Completion Queue. */
+       nqe = (1UL << txq_data->elts_n) / MLX5_TX_COMP_THRESH +
+              1 + MLX5_TX_COMP_THRESH_INLINE_DIV;
+       nqe = 1UL << log2above(nqe);
+       if (nqe > UINT16_MAX) {
+               DRV_LOG(ERR,
+                       "port %u Tx queue %u requests to many CQEs %u",
+                       dev->data->port_id, txq_data->idx, nqe);
+               rte_errno = EINVAL;
+               goto error;
+       }
+       /* Allocate memory buffer for CQEs. */
+       alignment = MLX5_CQE_BUF_ALIGNMENT;
+       if (alignment == (size_t)-1) {
+               DRV_LOG(ERR, "Failed to get mem page size");
+               rte_errno = ENOMEM;
+               goto error;
+       }
+       txq_obj->cq_buf = mlx5_malloc(MLX5_MEM_RTE | MLX5_MEM_ZERO,
+                                     nqe * sizeof(struct mlx5_cqe),
+                                     alignment,
+                                     sh->numa_node);
+       if (!txq_obj->cq_buf) {
+               DRV_LOG(ERR,
+                       "port %u Tx queue %u cannot allocate memory (CQ)",
+                       dev->data->port_id, txq_data->idx);
+               rte_errno = ENOMEM;
+               goto error;
+       }
+       txq_data->cqe_n = log2above(nqe);
+       txq_data->cqe_s = 1 << txq_data->cqe_n;
+       txq_data->cqe_m = txq_data->cqe_s - 1;
+       txq_data->cqes = (volatile struct mlx5_cqe *)txq_obj->cq_buf;
+       txq_data->cq_ci = 0;
+       txq_data->cq_pi = 0;
+       /* Register allocated buffer in user space with DevX. */
+       txq_obj->cq_umem = mlx5_glue->devx_umem_reg
+                                       (sh->ctx,
+                                        (void *)txq_obj->cq_buf,
+                                        nqe * sizeof(struct mlx5_cqe),
+                                        IBV_ACCESS_LOCAL_WRITE);
+       if (!txq_obj->cq_umem) {
+               rte_errno = errno;
+               DRV_LOG(ERR,
+                       "port %u Tx queue %u cannot register memory (CQ)",
+                       dev->data->port_id, txq_data->idx);
+               goto error;
+       }
+       /* Allocate doorbell record for completion queue. */
+       txq_obj->cq_dbrec_offset = mlx5_get_dbr(sh->ctx,
+                                               &priv->dbrpgs,
+                                               &txq_obj->cq_dbrec_page);
+       if (txq_obj->cq_dbrec_offset < 0)
+               goto error;
+       txq_data->cq_db = (volatile uint32_t *)(txq_obj->cq_dbrec_page->dbrs +
+                                               txq_obj->cq_dbrec_offset);
+       *txq_data->cq_db = 0;
+       /* Create completion queue object with DevX. */
+       cq_attr.cqe_size = (sizeof(struct mlx5_cqe) == 128) ?
+                           MLX5_CQE_SIZE_128B : MLX5_CQE_SIZE_64B;
+       cq_attr.uar_page_id = sh->tx_uar->page_id;
+       cq_attr.eqn = sh->txpp.eqn;
+       cq_attr.q_umem_valid = 1;
+       cq_attr.q_umem_offset = (uintptr_t)txq_obj->cq_buf % page_size;
+       cq_attr.q_umem_id = txq_obj->cq_umem->umem_id;
+       cq_attr.db_umem_valid = 1;
+       cq_attr.db_umem_offset = txq_obj->cq_dbrec_offset;
+       cq_attr.db_umem_id = mlx5_os_get_umem_id(txq_obj->cq_dbrec_page->umem);
+       cq_attr.log_cq_size = rte_log2_u32(nqe);
+       cq_attr.log_page_size = rte_log2_u32(page_size);
+       txq_obj->cq_devx = mlx5_devx_cmd_create_cq(sh->ctx, &cq_attr);
+       if (!txq_obj->cq_devx) {
+               rte_errno = errno;
+               DRV_LOG(ERR, "port %u Tx queue %u CQ creation failure",
+                       dev->data->port_id, idx);
+               goto error;
+       }
+       /* Initial fill CQ buffer with invalid CQE opcode. */
+       cqe = (struct mlx5_cqe *)txq_obj->cq_buf;
+       for (i = 0; i < txq_data->cqe_s; i++) {
+               cqe->op_own = (MLX5_CQE_INVALID << 4) | MLX5_CQE_OWNER_MASK;
+               ++cqe;
+       }
+       /* Create the Work Queue. */
+       nqe = RTE_MIN(1UL << txq_data->elts_n,
+                     (uint32_t)sh->device_attr.max_qp_wr);
+       txq_obj->sq_buf = mlx5_malloc(MLX5_MEM_RTE | MLX5_MEM_ZERO,
+                                     nqe * sizeof(struct mlx5_wqe),
+                                     page_size, sh->numa_node);
+       if (!txq_obj->sq_buf) {
+               DRV_LOG(ERR,
+                       "port %u Tx queue %u cannot allocate memory (SQ)",
+                       dev->data->port_id, txq_data->idx);
+               rte_errno = ENOMEM;
+               goto error;
+       }
+       txq_data->wqe_n = log2above(nqe);
+       txq_data->wqe_s = 1 << txq_data->wqe_n;
+       txq_data->wqe_m = txq_data->wqe_s - 1;
+       txq_data->wqes = (struct mlx5_wqe *)txq_obj->sq_buf;
+       txq_data->wqes_end = txq_data->wqes + txq_data->wqe_s;
+       txq_data->wqe_ci = 0;
+       txq_data->wqe_pi = 0;
+       txq_data->wqe_comp = 0;
+       txq_data->wqe_thres = txq_data->wqe_s / MLX5_TX_COMP_THRESH_INLINE_DIV;
+       /* Register allocated buffer in user space with DevX. */
+       txq_obj->sq_umem = mlx5_glue->devx_umem_reg
+                                       (sh->ctx,
+                                        (void *)txq_obj->sq_buf,
+                                        nqe * sizeof(struct mlx5_wqe),
+                                        IBV_ACCESS_LOCAL_WRITE);
+       if (!txq_obj->sq_umem) {
+               rte_errno = errno;
+               DRV_LOG(ERR,
+                       "port %u Tx queue %u cannot register memory (SQ)",
+                       dev->data->port_id, txq_data->idx);
+               goto error;
+       }
+       /* Allocate doorbell record for completion queue. */
+       txq_obj->cq_dbrec_offset = mlx5_get_dbr(sh->ctx,
+                                               &priv->dbrpgs,
+                                               &txq_obj->sq_dbrec_page);
+       if (txq_obj->sq_dbrec_offset < 0)
+               goto error;
+       txq_data->qp_db = (volatile uint32_t *)
+                                       (txq_obj->sq_dbrec_page->dbrs +
+                                        txq_obj->sq_dbrec_offset +
+                                        MLX5_SND_DBR * sizeof(uint32_t));
+       *txq_data->qp_db = 0;
+       /* Create Send Queue object with DevX. */
+       sq_attr.tis_lst_sz = 1;
+       sq_attr.tis_num = sh->tis->id;
+       sq_attr.state = MLX5_SQC_STATE_RST;
+       sq_attr.cqn = txq_obj->cq_devx->id;
+       sq_attr.flush_in_error_en = 1;
+       sq_attr.allow_multi_pkt_send_wqe = !!priv->config.mps;
+       sq_attr.allow_swp = !!priv->config.swp;
+       sq_attr.min_wqe_inline_mode = priv->config.hca_attr.vport_inline_mode;
+       sq_attr.wq_attr.uar_page = sh->tx_uar->page_id;
+       sq_attr.wq_attr.wq_type = MLX5_WQ_TYPE_CYCLIC;
+       sq_attr.wq_attr.pd = sh->pdn;
+       sq_attr.wq_attr.log_wq_stride = rte_log2_u32(MLX5_WQE_SIZE);
+       sq_attr.wq_attr.log_wq_sz = txq_data->wqe_n;
+       sq_attr.wq_attr.dbr_umem_valid = 1;
+       sq_attr.wq_attr.dbr_addr = txq_obj->cq_dbrec_offset;
+       sq_attr.wq_attr.dbr_umem_id =
+                       mlx5_os_get_umem_id(txq_obj->cq_dbrec_page->umem);
+       sq_attr.wq_attr.wq_umem_valid = 1;
+       sq_attr.wq_attr.wq_umem_id = txq_obj->sq_umem->umem_id;
+       sq_attr.wq_attr.wq_umem_offset = (uintptr_t)txq_obj->sq_buf % page_size;
+       txq_obj->sq_devx = mlx5_devx_cmd_create_sq(sh->ctx, &sq_attr);
+       if (!txq_obj->sq_devx) {
+               rte_errno = errno;
+               DRV_LOG(ERR, "port %u Tx queue %u SQ creation failure",
+                       dev->data->port_id, idx);
+               goto error;
+       }
+       txq_data->qp_num_8s = txq_obj->sq_devx->id << 8;
+       /* Change Send Queue state to Ready-to-Send. */
+       msq_attr.sq_state = MLX5_SQC_STATE_RST;
+       msq_attr.state = MLX5_SQC_STATE_RDY;
+       ret = mlx5_devx_cmd_modify_sq(txq_obj->sq_devx, &msq_attr);
+       if (ret) {
+               rte_errno = errno;
+               DRV_LOG(ERR,
+                       "port %u Tx queue %u SP state to SQC_STATE_RDY failed",
+                       dev->data->port_id, idx);
+               goto error;
+       }
+       txq_data->fcqs = mlx5_malloc(MLX5_MEM_RTE | MLX5_MEM_ZERO,
+                                    txq_data->cqe_s * sizeof(*txq_data->fcqs),
+                                    RTE_CACHE_LINE_SIZE,
+                                    txq_ctrl->socket);
+       if (!txq_data->fcqs) {
+               DRV_LOG(ERR, "port %u Tx queue %u cannot allocate memory (FCQ)",
+                       dev->data->port_id, idx);
+               rte_errno = ENOMEM;
+               goto error;
+       }
+#ifdef HAVE_IBV_FLOW_DV_SUPPORT
+       /*
+        * If using DevX need to query and store TIS transport domain value.
+        * This is done once per port.
+        * Will use this value on Rx, when creating matching TIR.
+        */
+       if (priv->config.devx && !priv->sh->tdn)
+               priv->sh->tdn = priv->sh->td->id;
+#endif
+       MLX5_ASSERT(sh->tx_uar);
+       MLX5_ASSERT(sh->tx_uar->reg_addr);
+       txq_ctrl->bf_reg = sh->tx_uar->reg_addr;
+       txq_ctrl->uar_mmap_offset = sh->tx_uar->mmap_off;
+       rte_atomic32_set(&txq_obj->refcnt, 1);
+       txq_uar_init(txq_ctrl);
+       LIST_INSERT_HEAD(&priv->txqsobj, txq_obj, next);
+       return txq_obj;
+error:
+       ret = rte_errno; /* Save rte_errno before cleanup. */
+       txq_release_sq_resources(txq_obj);
+       if (txq_data->fcqs) {
+               mlx5_free(txq_data->fcqs);
+               txq_data->fcqs = NULL;
+       }
+       mlx5_free(txq_obj);
+       rte_errno = ret; /* Restore rte_errno. */
+       return NULL;
+#endif
 }
 
 /**
@@ -389,34 +1147,44 @@ is_empw_burst_func(eth_tx_burst_t tx_pkt_burst)
  *   Pointer to Ethernet device.
  * @param idx
  *   Queue index in DPDK Tx queue array.
+ * @param type
+ *   Type of the Tx queue object to create.
  *
  * @return
  *   The Verbs object initialised, NULL otherwise and rte_errno is set.
  */
-struct mlx5_txq_ibv *
-mlx5_txq_ibv_new(struct rte_eth_dev *dev, uint16_t idx)
+struct mlx5_txq_obj *
+mlx5_txq_obj_new(struct rte_eth_dev *dev, uint16_t idx,
+                enum mlx5_txq_obj_type type)
 {
        struct mlx5_priv *priv = dev->data->dev_private;
        struct mlx5_txq_data *txq_data = (*priv->txqs)[idx];
        struct mlx5_txq_ctrl *txq_ctrl =
                container_of(txq_data, struct mlx5_txq_ctrl, txq);
-       struct mlx5_txq_ibv tmpl;
-       struct mlx5_txq_ibv *txq_ibv;
+       struct mlx5_txq_obj tmpl;
+       struct mlx5_txq_obj *txq_obj = NULL;
        union {
                struct ibv_qp_init_attr_ex init;
                struct ibv_cq_init_attr_ex cq;
                struct ibv_qp_attr mod;
-               struct ibv_cq_ex cq_attr;
        } attr;
        unsigned int cqe_n;
        struct mlx5dv_qp qp = { .comp_mask = MLX5DV_QP_MASK_UAR_MMAP_OFFSET };
        struct mlx5dv_cq cq_info;
        struct mlx5dv_obj obj;
        const int desc = 1 << txq_data->elts_n;
-       eth_tx_burst_t tx_pkt_burst = mlx5_select_tx_function(dev);
        int ret = 0;
 
-       assert(txq_data);
+       if (type == MLX5_TXQ_OBJ_TYPE_DEVX_HAIRPIN)
+               return mlx5_txq_obj_hairpin_new(dev, idx);
+       if (type == MLX5_TXQ_OBJ_TYPE_DEVX_SQ)
+               return mlx5_txq_obj_devx_new(dev, idx);
+#ifdef HAVE_IBV_FLOW_DV_SUPPORT
+       /* If using DevX, need additional mask to read tisn value. */
+       if (priv->config.devx && !priv->sh->tdn)
+               qp.comp_mask |= MLX5DV_QP_MASK_RAW_QP_HANDLES;
+#endif
+       MLX5_ASSERT(txq_data);
        priv->verbs_alloc_ctx.type = MLX5_VERBS_ALLOC_TYPE_TX_QUEUE;
        priv->verbs_alloc_ctx.obj = txq_ctrl;
        if (mlx5_getenv_int("MLX5_ENABLE_CQE_COMPRESSION")) {
@@ -426,14 +1194,12 @@ mlx5_txq_ibv_new(struct rte_eth_dev *dev, uint16_t idx)
                rte_errno = EINVAL;
                return NULL;
        }
-       memset(&tmpl, 0, sizeof(struct mlx5_txq_ibv));
+       memset(&tmpl, 0, sizeof(struct mlx5_txq_obj));
        attr.cq = (struct ibv_cq_init_attr_ex){
                .comp_mask = 0,
        };
-       cqe_n = ((desc / MLX5_TX_COMP_THRESH) - 1) ?
-               ((desc / MLX5_TX_COMP_THRESH) - 1) : 1;
-       if (is_empw_burst_func(tx_pkt_burst))
-               cqe_n += MLX5_TX_COMP_THRESH_INLINE_DIV;
+       cqe_n = desc / MLX5_TX_COMP_THRESH +
+               1 + MLX5_TX_COMP_THRESH_INLINE_DIV;
        tmpl.cq = mlx5_glue->create_cq(priv->sh->ctx, cqe_n, NULL, NULL, 0);
        if (tmpl.cq == NULL) {
                DRV_LOG(ERR, "port %u Tx queue %u CQ creation failure",
@@ -449,9 +1215,9 @@ mlx5_txq_ibv_new(struct rte_eth_dev *dev, uint16_t idx)
                .cap = {
                        /* Max number of outstanding WRs. */
                        .max_send_wr =
-                               ((priv->sh->device_attr.orig_attr.max_qp_wr <
+                               ((priv->sh->device_attr.max_qp_wr <
                                  desc) ?
-                                priv->sh->device_attr.orig_attr.max_qp_wr :
+                                priv->sh->device_attr.max_qp_wr :
                                 desc),
                        /*
                         * Max number of scatter/gather elements in a WR,
@@ -471,7 +1237,7 @@ mlx5_txq_ibv_new(struct rte_eth_dev *dev, uint16_t idx)
                .pd = priv->sh->pd,
                .comp_mask = IBV_QP_INIT_ATTR_PD,
        };
-       if (txq_data->max_inline)
+       if (txq_data->inlen_send)
                attr.init.cap.max_inline_data = txq_ctrl->max_inline_data;
        if (txq_data->tso_en) {
                attr.init.max_tso_header = txq_ctrl->max_tso_header;
@@ -488,7 +1254,7 @@ mlx5_txq_ibv_new(struct rte_eth_dev *dev, uint16_t idx)
                /* Move the QP to this state. */
                .qp_state = IBV_QPS_INIT,
                /* IB device port number. */
-               .port_num = (uint8_t)priv->ibv_port,
+               .port_num = (uint8_t)priv->dev_port,
        };
        ret = mlx5_glue->modify_qp(tmpl.qp, &attr.mod,
                                   (IBV_QP_STATE | IBV_QP_PORT));
@@ -519,9 +1285,10 @@ mlx5_txq_ibv_new(struct rte_eth_dev *dev, uint16_t idx)
                rte_errno = errno;
                goto error;
        }
-       txq_ibv = rte_calloc_socket(__func__, 1, sizeof(struct mlx5_txq_ibv), 0,
-                                   txq_ctrl->socket);
-       if (!txq_ibv) {
+       txq_obj = mlx5_malloc(MLX5_MEM_RTE | MLX5_MEM_ZERO,
+                             sizeof(struct mlx5_txq_obj), 0,
+                             txq_ctrl->socket);
+       if (!txq_obj) {
                DRV_LOG(ERR, "port %u Tx queue %u cannot allocate memory",
                        dev->data->port_id, idx);
                rte_errno = ENOMEM;
@@ -545,28 +1312,60 @@ mlx5_txq_ibv_new(struct rte_eth_dev *dev, uint16_t idx)
                goto error;
        }
        txq_data->cqe_n = log2above(cq_info.cqe_cnt);
+       txq_data->cqe_s = 1 << txq_data->cqe_n;
+       txq_data->cqe_m = txq_data->cqe_s - 1;
        txq_data->qp_num_8s = tmpl.qp->qp_num << 8;
        txq_data->wqes = qp.sq.buf;
        txq_data->wqe_n = log2above(qp.sq.wqe_cnt);
+       txq_data->wqe_s = 1 << txq_data->wqe_n;
+       txq_data->wqe_m = txq_data->wqe_s - 1;
+       txq_data->wqes_end = txq_data->wqes + txq_data->wqe_s;
        txq_data->qp_db = &qp.dbrec[MLX5_SND_DBR];
        txq_data->cq_db = cq_info.dbrec;
-       txq_data->cqes =
-               (volatile struct mlx5_cqe (*)[])
-               (uintptr_t)cq_info.buf;
+       txq_data->cqes = (volatile struct mlx5_cqe *)cq_info.buf;
        txq_data->cq_ci = 0;
-#ifndef NDEBUG
        txq_data->cq_pi = 0;
-#endif
        txq_data->wqe_ci = 0;
        txq_data->wqe_pi = 0;
-       txq_ibv->qp = tmpl.qp;
-       txq_ibv->cq = tmpl.cq;
-       rte_atomic32_inc(&txq_ibv->refcnt);
+       txq_data->wqe_comp = 0;
+       txq_data->wqe_thres = txq_data->wqe_s / MLX5_TX_COMP_THRESH_INLINE_DIV;
+       txq_data->fcqs = mlx5_malloc(MLX5_MEM_RTE | MLX5_MEM_ZERO,
+                                    txq_data->cqe_s * sizeof(*txq_data->fcqs),
+                                    RTE_CACHE_LINE_SIZE, txq_ctrl->socket);
+       if (!txq_data->fcqs) {
+               DRV_LOG(ERR, "port %u Tx queue %u cannot allocate memory (FCQ)",
+                       dev->data->port_id, idx);
+               rte_errno = ENOMEM;
+               goto error;
+       }
+#ifdef HAVE_IBV_FLOW_DV_SUPPORT
+       /*
+        * If using DevX need to query and store TIS transport domain value.
+        * This is done once per port.
+        * Will use this value on Rx, when creating matching TIR.
+        */
+       if (priv->config.devx && !priv->sh->tdn) {
+               ret = mlx5_devx_cmd_qp_query_tis_td(tmpl.qp, qp.tisn,
+                                                   &priv->sh->tdn);
+               if (ret) {
+                       DRV_LOG(ERR, "Fail to query port %u Tx queue %u QP TIS "
+                               "transport domain", dev->data->port_id, idx);
+                       rte_errno = EINVAL;
+                       goto error;
+               } else {
+                       DRV_LOG(DEBUG, "port %u Tx queue %u TIS number %d "
+                               "transport domain %d", dev->data->port_id,
+                               idx, qp.tisn, priv->sh->tdn);
+               }
+       }
+#endif
+       txq_obj->qp = tmpl.qp;
+       txq_obj->cq = tmpl.cq;
+       rte_atomic32_inc(&txq_obj->refcnt);
        txq_ctrl->bf_reg = qp.bf.reg;
-       txq_uar_init(txq_ctrl);
        if (qp.comp_mask & MLX5DV_QP_MASK_UAR_MMAP_OFFSET) {
                txq_ctrl->uar_mmap_offset = qp.uar_mmap_offset;
-               DRV_LOG(DEBUG, "port %u: uar_mmap_offset 0x%lx",
+               DRV_LOG(DEBUG, "port %u: uar_mmap_offset 0x%"PRIx64,
                        dev->data->port_id, txq_ctrl->uar_mmap_offset);
        } else {
                DRV_LOG(ERR,
@@ -576,16 +1375,23 @@ mlx5_txq_ibv_new(struct rte_eth_dev *dev, uint16_t idx)
                rte_errno = EINVAL;
                goto error;
        }
-       LIST_INSERT_HEAD(&priv->txqsibv, txq_ibv, next);
-       txq_ibv->txq_ctrl = txq_ctrl;
+       txq_uar_init(txq_ctrl);
+       LIST_INSERT_HEAD(&priv->txqsobj, txq_obj, next);
+       txq_obj->txq_ctrl = txq_ctrl;
        priv->verbs_alloc_ctx.type = MLX5_VERBS_ALLOC_TYPE_NONE;
-       return txq_ibv;
+       return txq_obj;
 error:
        ret = rte_errno; /* Save rte_errno before cleanup. */
        if (tmpl.cq)
                claim_zero(mlx5_glue->destroy_cq(tmpl.cq));
        if (tmpl.qp)
                claim_zero(mlx5_glue->destroy_qp(tmpl.qp));
+       if (txq_data && txq_data->fcqs) {
+               mlx5_free(txq_data->fcqs);
+               txq_data->fcqs = NULL;
+       }
+       if (txq_obj)
+               mlx5_free(txq_obj);
        priv->verbs_alloc_ctx.type = MLX5_VERBS_ALLOC_TYPE_NONE;
        rte_errno = ret; /* Restore rte_errno. */
        return NULL;
@@ -602,8 +1408,8 @@ error:
  * @return
  *   The Verbs object if it exists.
  */
-struct mlx5_txq_ibv *
-mlx5_txq_ibv_get(struct rte_eth_dev *dev, uint16_t idx)
+struct mlx5_txq_obj *
+mlx5_txq_obj_get(struct rte_eth_dev *dev, uint16_t idx)
 {
        struct mlx5_priv *priv = dev->data->dev_private;
        struct mlx5_txq_ctrl *txq_ctrl;
@@ -613,47 +1419,45 @@ mlx5_txq_ibv_get(struct rte_eth_dev *dev, uint16_t idx)
        if (!(*priv->txqs)[idx])
                return NULL;
        txq_ctrl = container_of((*priv->txqs)[idx], struct mlx5_txq_ctrl, txq);
-       if (txq_ctrl->ibv)
-               rte_atomic32_inc(&txq_ctrl->ibv->refcnt);
-       return txq_ctrl->ibv;
+       if (txq_ctrl->obj)
+               rte_atomic32_inc(&txq_ctrl->obj->refcnt);
+       return txq_ctrl->obj;
 }
 
 /**
  * Release an Tx verbs queue object.
  *
- * @param txq_ibv
+ * @param txq_obj
  *   Verbs Tx queue object.
  *
  * @return
  *   1 while a reference on it exists, 0 when freed.
  */
 int
-mlx5_txq_ibv_release(struct mlx5_txq_ibv *txq_ibv)
-{
-       assert(txq_ibv);
-       if (rte_atomic32_dec_and_test(&txq_ibv->refcnt)) {
-               claim_zero(mlx5_glue->destroy_qp(txq_ibv->qp));
-               claim_zero(mlx5_glue->destroy_cq(txq_ibv->cq));
-               LIST_REMOVE(txq_ibv, next);
-               rte_free(txq_ibv);
+mlx5_txq_obj_release(struct mlx5_txq_obj *txq_obj)
+{
+       MLX5_ASSERT(txq_obj);
+       if (rte_atomic32_dec_and_test(&txq_obj->refcnt)) {
+               if (txq_obj->type == MLX5_TXQ_OBJ_TYPE_DEVX_HAIRPIN) {
+                       if (txq_obj->tis)
+                               claim_zero(mlx5_devx_cmd_destroy(txq_obj->tis));
+               } else if (txq_obj->type == MLX5_TXQ_OBJ_TYPE_DEVX_SQ) {
+                       txq_release_sq_resources(txq_obj);
+               } else {
+                       claim_zero(mlx5_glue->destroy_qp(txq_obj->qp));
+                       claim_zero(mlx5_glue->destroy_cq(txq_obj->cq));
+               }
+               if (txq_obj->txq_ctrl->txq.fcqs) {
+                       mlx5_free(txq_obj->txq_ctrl->txq.fcqs);
+                       txq_obj->txq_ctrl->txq.fcqs = NULL;
+               }
+               LIST_REMOVE(txq_obj, next);
+               mlx5_free(txq_obj);
                return 0;
        }
        return 1;
 }
 
-/**
- * Return true if a single reference exists on the object.
- *
- * @param txq_ibv
- *   Verbs Tx queue object.
- */
-int
-mlx5_txq_ibv_releasable(struct mlx5_txq_ibv *txq_ibv)
-{
-       assert(txq_ibv);
-       return (rte_atomic32_read(&txq_ibv->refcnt) == 1);
-}
-
 /**
  * Verify the Verbs Tx queue list is empty
  *
@@ -664,20 +1468,77 @@ mlx5_txq_ibv_releasable(struct mlx5_txq_ibv *txq_ibv)
  *   The number of object not released.
  */
 int
-mlx5_txq_ibv_verify(struct rte_eth_dev *dev)
+mlx5_txq_obj_verify(struct rte_eth_dev *dev)
 {
        struct mlx5_priv *priv = dev->data->dev_private;
        int ret = 0;
-       struct mlx5_txq_ibv *txq_ibv;
+       struct mlx5_txq_obj *txq_obj;
 
-       LIST_FOREACH(txq_ibv, &priv->txqsibv, next) {
+       LIST_FOREACH(txq_obj, &priv->txqsobj, next) {
                DRV_LOG(DEBUG, "port %u Verbs Tx queue %u still referenced",
-                       dev->data->port_id, txq_ibv->txq_ctrl->txq.idx);
+                       dev->data->port_id, txq_obj->txq_ctrl->txq.idx);
                ++ret;
        }
        return ret;
 }
 
+/**
+ * Calculate the total number of WQEBB for Tx queue.
+ *
+ * Simplified version of calc_sq_size() in rdma-core.
+ *
+ * @param txq_ctrl
+ *   Pointer to Tx queue control structure.
+ *
+ * @return
+ *   The number of WQEBB.
+ */
+static int
+txq_calc_wqebb_cnt(struct mlx5_txq_ctrl *txq_ctrl)
+{
+       unsigned int wqe_size;
+       const unsigned int desc = 1 << txq_ctrl->txq.elts_n;
+
+       wqe_size = MLX5_WQE_CSEG_SIZE +
+                  MLX5_WQE_ESEG_SIZE +
+                  MLX5_WSEG_SIZE -
+                  MLX5_ESEG_MIN_INLINE_SIZE +
+                  txq_ctrl->max_inline_data;
+       return rte_align32pow2(wqe_size * desc) / MLX5_WQE_SIZE;
+}
+
+/**
+ * Calculate the maximal inline data size for Tx queue.
+ *
+ * @param txq_ctrl
+ *   Pointer to Tx queue control structure.
+ *
+ * @return
+ *   The maximal inline data size.
+ */
+static unsigned int
+txq_calc_inline_max(struct mlx5_txq_ctrl *txq_ctrl)
+{
+       const unsigned int desc = 1 << txq_ctrl->txq.elts_n;
+       struct mlx5_priv *priv = txq_ctrl->priv;
+       unsigned int wqe_size;
+
+       wqe_size = priv->sh->device_attr.max_qp_wr / desc;
+       if (!wqe_size)
+               return 0;
+       /*
+        * This calculation is derived from tthe source of
+        * mlx5_calc_send_wqe() in rdma_core library.
+        */
+       wqe_size = wqe_size * MLX5_WQE_SIZE -
+                  MLX5_WQE_CSEG_SIZE -
+                  MLX5_WQE_ESEG_SIZE -
+                  MLX5_WSEG_SIZE -
+                  MLX5_WSEG_SIZE +
+                  MLX5_DSEG_MIN_INLINE_SIZE;
+       return wqe_size;
+}
+
 /**
  * Set Tx queue parameters from device configuration.
  *
@@ -689,84 +1550,182 @@ txq_set_params(struct mlx5_txq_ctrl *txq_ctrl)
 {
        struct mlx5_priv *priv = txq_ctrl->priv;
        struct mlx5_dev_config *config = &priv->config;
-       const unsigned int max_tso_inline =
-               ((MLX5_MAX_TSO_HEADER + (RTE_CACHE_LINE_SIZE - 1)) /
-                RTE_CACHE_LINE_SIZE);
-       unsigned int txq_inline;
-       unsigned int txqs_inline;
-       unsigned int inline_max_packet_sz;
-       eth_tx_burst_t tx_pkt_burst =
-               mlx5_select_tx_function(ETH_DEV(priv));
-       int is_empw_func = is_empw_burst_func(tx_pkt_burst);
-       int tso = !!(txq_ctrl->txq.offloads & (DEV_TX_OFFLOAD_TCP_TSO |
-                                              DEV_TX_OFFLOAD_VXLAN_TNL_TSO |
-                                              DEV_TX_OFFLOAD_GRE_TNL_TSO |
-                                              DEV_TX_OFFLOAD_IP_TNL_TSO |
-                                              DEV_TX_OFFLOAD_UDP_TNL_TSO));
-
-       txq_inline = (config->txq_inline == MLX5_ARG_UNSET) ?
-               0 : config->txq_inline;
-       txqs_inline = (config->txqs_inline == MLX5_ARG_UNSET) ?
-               0 : config->txqs_inline;
-       inline_max_packet_sz =
-               (config->inline_max_packet_sz == MLX5_ARG_UNSET) ?
-               0 : config->inline_max_packet_sz;
-       if (is_empw_func) {
-               if (config->txq_inline == MLX5_ARG_UNSET)
-                       txq_inline = MLX5_WQE_SIZE_MAX - MLX5_WQE_SIZE;
-               if (config->txqs_inline == MLX5_ARG_UNSET)
-                       txqs_inline = MLX5_EMPW_MIN_TXQS;
-               if (config->inline_max_packet_sz == MLX5_ARG_UNSET)
-                       inline_max_packet_sz = MLX5_EMPW_MAX_INLINE_LEN;
-               txq_ctrl->txq.mpw_hdr_dseg = config->mpw_hdr_dseg;
-               txq_ctrl->txq.inline_max_packet_sz = inline_max_packet_sz;
-       }
-       if (txq_inline && priv->txqs_n >= txqs_inline) {
-               unsigned int ds_cnt;
-
-               txq_ctrl->txq.max_inline =
-                       ((txq_inline + (RTE_CACHE_LINE_SIZE - 1)) /
-                        RTE_CACHE_LINE_SIZE);
-               if (is_empw_func) {
-                       /* To minimize the size of data set, avoid requesting
-                        * too large WQ.
+       unsigned int inlen_send; /* Inline data for ordinary SEND.*/
+       unsigned int inlen_empw; /* Inline data for enhanced MPW. */
+       unsigned int inlen_mode; /* Minimal required Inline data. */
+       unsigned int txqs_inline; /* Min Tx queues to enable inline. */
+       uint64_t dev_txoff = priv->dev_data->dev_conf.txmode.offloads;
+       bool tso = txq_ctrl->txq.offloads & (DEV_TX_OFFLOAD_TCP_TSO |
+                                           DEV_TX_OFFLOAD_VXLAN_TNL_TSO |
+                                           DEV_TX_OFFLOAD_GRE_TNL_TSO |
+                                           DEV_TX_OFFLOAD_IP_TNL_TSO |
+                                           DEV_TX_OFFLOAD_UDP_TNL_TSO);
+       bool vlan_inline;
+       unsigned int temp;
+
+       if (config->txqs_inline == MLX5_ARG_UNSET)
+               txqs_inline =
+#if defined(RTE_ARCH_ARM64)
+               (priv->pci_dev->id.device_id ==
+                       PCI_DEVICE_ID_MELLANOX_CONNECTX5BF) ?
+                       MLX5_INLINE_MAX_TXQS_BLUEFIELD :
+#endif
+                       MLX5_INLINE_MAX_TXQS;
+       else
+               txqs_inline = (unsigned int)config->txqs_inline;
+       inlen_send = (config->txq_inline_max == MLX5_ARG_UNSET) ?
+                    MLX5_SEND_DEF_INLINE_LEN :
+                    (unsigned int)config->txq_inline_max;
+       inlen_empw = (config->txq_inline_mpw == MLX5_ARG_UNSET) ?
+                    MLX5_EMPW_DEF_INLINE_LEN :
+                    (unsigned int)config->txq_inline_mpw;
+       inlen_mode = (config->txq_inline_min == MLX5_ARG_UNSET) ?
+                    0 : (unsigned int)config->txq_inline_min;
+       if (config->mps != MLX5_MPW_ENHANCED && config->mps != MLX5_MPW)
+               inlen_empw = 0;
+       /*
+        * If there is requested minimal amount of data to inline
+        * we MUST enable inlining. This is a case for ConnectX-4
+        * which usually requires L2 inlined for correct operating
+        * and ConnectX-4 Lx which requires L2-L4 inlined to
+        * support E-Switch Flows.
+        */
+       if (inlen_mode) {
+               if (inlen_mode <= MLX5_ESEG_MIN_INLINE_SIZE) {
+                       /*
+                        * Optimize minimal inlining for single
+                        * segment packets to fill one WQEBB
+                        * without gaps.
                         */
-                       txq_ctrl->max_inline_data =
-                               ((RTE_MIN(txq_inline,
-                                         inline_max_packet_sz) +
-                                 (RTE_CACHE_LINE_SIZE - 1)) /
-                                RTE_CACHE_LINE_SIZE) * RTE_CACHE_LINE_SIZE;
+                       temp = MLX5_ESEG_MIN_INLINE_SIZE;
                } else {
-                       txq_ctrl->max_inline_data =
-                               txq_ctrl->txq.max_inline * RTE_CACHE_LINE_SIZE;
+                       temp = inlen_mode - MLX5_ESEG_MIN_INLINE_SIZE;
+                       temp = RTE_ALIGN(temp, MLX5_WSEG_SIZE) +
+                              MLX5_ESEG_MIN_INLINE_SIZE;
+                       temp = RTE_MIN(temp, MLX5_SEND_MAX_INLINE_LEN);
+               }
+               if (temp != inlen_mode) {
+                       DRV_LOG(INFO,
+                               "port %u minimal required inline setting"
+                               " aligned from %u to %u",
+                               PORT_ID(priv), inlen_mode, temp);
+                       inlen_mode = temp;
+               }
+       }
+       /*
+        * If port is configured to support VLAN insertion and device
+        * does not support this feature by HW (for NICs before ConnectX-5
+        * or in case of wqe_vlan_insert flag is not set) we must enable
+        * data inline on all queues because it is supported by single
+        * tx_burst routine.
+        */
+       txq_ctrl->txq.vlan_en = config->hw_vlan_insert;
+       vlan_inline = (dev_txoff & DEV_TX_OFFLOAD_VLAN_INSERT) &&
+                     !config->hw_vlan_insert;
+       /*
+        * If there are few Tx queues it is prioritized
+        * to save CPU cycles and disable data inlining at all.
+        */
+       if (inlen_send && priv->txqs_n >= txqs_inline) {
+               /*
+                * The data sent with ordinal MLX5_OPCODE_SEND
+                * may be inlined in Ethernet Segment, align the
+                * length accordingly to fit entire WQEBBs.
+                */
+               temp = RTE_MAX(inlen_send,
+                              MLX5_ESEG_MIN_INLINE_SIZE + MLX5_WQE_DSEG_SIZE);
+               temp -= MLX5_ESEG_MIN_INLINE_SIZE + MLX5_WQE_DSEG_SIZE;
+               temp = RTE_ALIGN(temp, MLX5_WQE_SIZE);
+               temp += MLX5_ESEG_MIN_INLINE_SIZE + MLX5_WQE_DSEG_SIZE;
+               temp = RTE_MIN(temp, MLX5_WQE_SIZE_MAX +
+                                    MLX5_ESEG_MIN_INLINE_SIZE -
+                                    MLX5_WQE_CSEG_SIZE -
+                                    MLX5_WQE_ESEG_SIZE -
+                                    MLX5_WQE_DSEG_SIZE * 2);
+               temp = RTE_MIN(temp, MLX5_SEND_MAX_INLINE_LEN);
+               temp = RTE_MAX(temp, inlen_mode);
+               if (temp != inlen_send) {
+                       DRV_LOG(INFO,
+                               "port %u ordinary send inline setting"
+                               " aligned from %u to %u",
+                               PORT_ID(priv), inlen_send, temp);
+                       inlen_send = temp;
                }
                /*
-                * Check if the inline size is too large in a way which
-                * can make the WQE DS to overflow.
-                * Considering in calculation:
-                *      WQE CTRL (1 DS)
-                *      WQE ETH  (1 DS)
-                *      Inline part (N DS)
+                * Not aligned to cache lines, but to WQEs.
+                * First bytes of data (initial alignment)
+                * is going to be copied explicitly at the
+                * beginning of inlining buffer in Ethernet
+                * Segment.
                 */
-               ds_cnt = 2 + (txq_ctrl->txq.max_inline / MLX5_WQE_DWORD_SIZE);
-               if (ds_cnt > MLX5_DSEG_MAX) {
-                       unsigned int max_inline = (MLX5_DSEG_MAX - 2) *
-                                                 MLX5_WQE_DWORD_SIZE;
-
-                       max_inline = max_inline - (max_inline %
-                                                  RTE_CACHE_LINE_SIZE);
-                       DRV_LOG(WARNING,
-                               "port %u txq inline is too large (%d) setting"
-                               " it to the maximum possible: %d\n",
-                               PORT_ID(priv), txq_inline, max_inline);
-                       txq_ctrl->txq.max_inline = max_inline /
-                                                  RTE_CACHE_LINE_SIZE;
+               MLX5_ASSERT(inlen_send >= MLX5_ESEG_MIN_INLINE_SIZE);
+               MLX5_ASSERT(inlen_send <= MLX5_WQE_SIZE_MAX +
+                                         MLX5_ESEG_MIN_INLINE_SIZE -
+                                         MLX5_WQE_CSEG_SIZE -
+                                         MLX5_WQE_ESEG_SIZE -
+                                         MLX5_WQE_DSEG_SIZE * 2);
+       } else if (inlen_mode) {
+               /*
+                * If minimal inlining is requested we must
+                * enable inlining in general, despite the
+                * number of configured queues. Ignore the
+                * txq_inline_max devarg, this is not
+                * full-featured inline.
+                */
+               inlen_send = inlen_mode;
+               inlen_empw = 0;
+       } else if (vlan_inline) {
+               /*
+                * Hardware does not report offload for
+                * VLAN insertion, we must enable data inline
+                * to implement feature by software.
+                */
+               inlen_send = MLX5_ESEG_MIN_INLINE_SIZE;
+               inlen_empw = 0;
+       } else {
+               inlen_send = 0;
+               inlen_empw = 0;
+       }
+       txq_ctrl->txq.inlen_send = inlen_send;
+       txq_ctrl->txq.inlen_mode = inlen_mode;
+       txq_ctrl->txq.inlen_empw = 0;
+       if (inlen_send && inlen_empw && priv->txqs_n >= txqs_inline) {
+               /*
+                * The data sent with MLX5_OPCODE_ENHANCED_MPSW
+                * may be inlined in Data Segment, align the
+                * length accordingly to fit entire WQEBBs.
+                */
+               temp = RTE_MAX(inlen_empw,
+                              MLX5_WQE_SIZE + MLX5_DSEG_MIN_INLINE_SIZE);
+               temp -= MLX5_DSEG_MIN_INLINE_SIZE;
+               temp = RTE_ALIGN(temp, MLX5_WQE_SIZE);
+               temp += MLX5_DSEG_MIN_INLINE_SIZE;
+               temp = RTE_MIN(temp, MLX5_WQE_SIZE_MAX +
+                                    MLX5_DSEG_MIN_INLINE_SIZE -
+                                    MLX5_WQE_CSEG_SIZE -
+                                    MLX5_WQE_ESEG_SIZE -
+                                    MLX5_WQE_DSEG_SIZE);
+               temp = RTE_MIN(temp, MLX5_EMPW_MAX_INLINE_LEN);
+               if (temp != inlen_empw) {
+                       DRV_LOG(INFO,
+                               "port %u enhanced empw inline setting"
+                               " aligned from %u to %u",
+                               PORT_ID(priv), inlen_empw, temp);
+                       inlen_empw = temp;
                }
+               MLX5_ASSERT(inlen_empw >= MLX5_ESEG_MIN_INLINE_SIZE);
+               MLX5_ASSERT(inlen_empw <= MLX5_WQE_SIZE_MAX +
+                                         MLX5_DSEG_MIN_INLINE_SIZE -
+                                         MLX5_WQE_CSEG_SIZE -
+                                         MLX5_WQE_ESEG_SIZE -
+                                         MLX5_WQE_DSEG_SIZE);
+               txq_ctrl->txq.inlen_empw = inlen_empw;
        }
+       txq_ctrl->max_inline_data = RTE_MAX(inlen_send, inlen_empw);
        if (tso) {
-               txq_ctrl->max_tso_header = max_tso_inline * RTE_CACHE_LINE_SIZE;
-               txq_ctrl->txq.max_inline = RTE_MAX(txq_ctrl->txq.max_inline,
-                                                  max_tso_inline);
+               txq_ctrl->max_tso_header = MLX5_MAX_TSO_HEADER;
+               txq_ctrl->max_inline_data = RTE_MAX(txq_ctrl->max_inline_data,
+                                                   MLX5_MAX_TSO_HEADER);
                txq_ctrl->txq.tso_en = 1;
        }
        txq_ctrl->txq.tunnel_en = config->tunnel_en | config->swp;
@@ -776,6 +1735,115 @@ txq_set_params(struct mlx5_txq_ctrl *txq_ctrl)
                                txq_ctrl->txq.offloads) && config->swp;
 }
 
+/**
+ * Adjust Tx queue data inline parameters for large queue sizes.
+ * The data inline feature requires multiple WQEs to fit the packets,
+ * and if the large amount of Tx descriptors is requested by application
+ * the total WQE amount may exceed the hardware capabilities. If the
+ * default inline setting are used we can try to adjust these ones and
+ * meet the hardware requirements and not exceed the queue size.
+ *
+ * @param txq_ctrl
+ *   Pointer to Tx queue control structure.
+ *
+ * @return
+ *   Zero on success, otherwise the parameters can not be adjusted.
+ */
+static int
+txq_adjust_params(struct mlx5_txq_ctrl *txq_ctrl)
+{
+       struct mlx5_priv *priv = txq_ctrl->priv;
+       struct mlx5_dev_config *config = &priv->config;
+       unsigned int max_inline;
+
+       max_inline = txq_calc_inline_max(txq_ctrl);
+       if (!txq_ctrl->txq.inlen_send) {
+               /*
+                * Inline data feature is not engaged at all.
+                * There is nothing to adjust.
+                */
+               return 0;
+       }
+       if (txq_ctrl->max_inline_data <= max_inline) {
+               /*
+                * The requested inline data length does not
+                * exceed queue capabilities.
+                */
+               return 0;
+       }
+       if (txq_ctrl->txq.inlen_mode > max_inline) {
+               DRV_LOG(ERR,
+                       "minimal data inline requirements (%u) are not"
+                       " satisfied (%u) on port %u, try the smaller"
+                       " Tx queue size (%d)",
+                       txq_ctrl->txq.inlen_mode, max_inline,
+                       priv->dev_data->port_id,
+                       priv->sh->device_attr.max_qp_wr);
+               goto error;
+       }
+       if (txq_ctrl->txq.inlen_send > max_inline &&
+           config->txq_inline_max != MLX5_ARG_UNSET &&
+           config->txq_inline_max > (int)max_inline) {
+               DRV_LOG(ERR,
+                       "txq_inline_max requirements (%u) are not"
+                       " satisfied (%u) on port %u, try the smaller"
+                       " Tx queue size (%d)",
+                       txq_ctrl->txq.inlen_send, max_inline,
+                       priv->dev_data->port_id,
+                       priv->sh->device_attr.max_qp_wr);
+               goto error;
+       }
+       if (txq_ctrl->txq.inlen_empw > max_inline &&
+           config->txq_inline_mpw != MLX5_ARG_UNSET &&
+           config->txq_inline_mpw > (int)max_inline) {
+               DRV_LOG(ERR,
+                       "txq_inline_mpw requirements (%u) are not"
+                       " satisfied (%u) on port %u, try the smaller"
+                       " Tx queue size (%d)",
+                       txq_ctrl->txq.inlen_empw, max_inline,
+                       priv->dev_data->port_id,
+                       priv->sh->device_attr.max_qp_wr);
+               goto error;
+       }
+       if (txq_ctrl->txq.tso_en && max_inline < MLX5_MAX_TSO_HEADER) {
+               DRV_LOG(ERR,
+                       "tso header inline requirements (%u) are not"
+                       " satisfied (%u) on port %u, try the smaller"
+                       " Tx queue size (%d)",
+                       MLX5_MAX_TSO_HEADER, max_inline,
+                       priv->dev_data->port_id,
+                       priv->sh->device_attr.max_qp_wr);
+               goto error;
+       }
+       if (txq_ctrl->txq.inlen_send > max_inline) {
+               DRV_LOG(WARNING,
+                       "adjust txq_inline_max (%u->%u)"
+                       " due to large Tx queue on port %u",
+                       txq_ctrl->txq.inlen_send, max_inline,
+                       priv->dev_data->port_id);
+               txq_ctrl->txq.inlen_send = max_inline;
+       }
+       if (txq_ctrl->txq.inlen_empw > max_inline) {
+               DRV_LOG(WARNING,
+                       "adjust txq_inline_mpw (%u->%u)"
+                       "due to large Tx queue on port %u",
+                       txq_ctrl->txq.inlen_empw, max_inline,
+                       priv->dev_data->port_id);
+               txq_ctrl->txq.inlen_empw = max_inline;
+       }
+       txq_ctrl->max_inline_data = RTE_MAX(txq_ctrl->txq.inlen_send,
+                                           txq_ctrl->txq.inlen_empw);
+       MLX5_ASSERT(txq_ctrl->max_inline_data <= max_inline);
+       MLX5_ASSERT(txq_ctrl->txq.inlen_mode <= max_inline);
+       MLX5_ASSERT(txq_ctrl->txq.inlen_mode <= txq_ctrl->txq.inlen_send);
+       MLX5_ASSERT(txq_ctrl->txq.inlen_mode <= txq_ctrl->txq.inlen_empw ||
+                   !txq_ctrl->txq.inlen_empw);
+       return 0;
+error:
+       rte_errno = ENOMEM;
+       return -ENOMEM;
+}
+
 /**
  * Create a DPDK Tx queue.
  *
@@ -800,10 +1868,8 @@ mlx5_txq_new(struct rte_eth_dev *dev, uint16_t idx, uint16_t desc,
        struct mlx5_priv *priv = dev->data->dev_private;
        struct mlx5_txq_ctrl *tmpl;
 
-       tmpl = rte_calloc_socket("TXQ", 1,
-                                sizeof(*tmpl) +
-                                desc * sizeof(struct rte_mbuf *),
-                                0, socket);
+       tmpl = mlx5_malloc(MLX5_MEM_RTE | MLX5_MEM_ZERO, sizeof(*tmpl) +
+                          desc * sizeof(struct rte_mbuf *), 0, socket);
        if (!tmpl) {
                rte_errno = ENOMEM;
                return NULL;
@@ -814,30 +1880,79 @@ mlx5_txq_new(struct rte_eth_dev *dev, uint16_t idx, uint16_t desc,
                goto error;
        }
        /* Save pointer of global generation number to check memory event. */
-       tmpl->txq.mr_ctrl.dev_gen_ptr = &priv->sh->mr.dev_gen;
-       assert(desc > MLX5_TX_COMP_THRESH);
+       tmpl->txq.mr_ctrl.dev_gen_ptr = &priv->sh->share_cache.dev_gen;
+       MLX5_ASSERT(desc > MLX5_TX_COMP_THRESH);
        tmpl->txq.offloads = conf->offloads |
                             dev->data->dev_conf.txmode.offloads;
        tmpl->priv = priv;
        tmpl->socket = socket;
        tmpl->txq.elts_n = log2above(desc);
+       tmpl->txq.elts_s = desc;
+       tmpl->txq.elts_m = desc - 1;
        tmpl->txq.port_id = dev->data->port_id;
        tmpl->txq.idx = idx;
        txq_set_params(tmpl);
-       DRV_LOG(DEBUG, "port %u device_attr.max_qp_wr is %d",
-               dev->data->port_id, priv->sh->device_attr.orig_attr.max_qp_wr);
-       DRV_LOG(DEBUG, "port %u device_attr.max_sge is %d",
-               dev->data->port_id, priv->sh->device_attr.orig_attr.max_sge);
-       tmpl->txq.elts =
-               (struct rte_mbuf *(*)[1 << tmpl->txq.elts_n])(tmpl + 1);
+       if (txq_adjust_params(tmpl))
+               goto error;
+       if (txq_calc_wqebb_cnt(tmpl) >
+           priv->sh->device_attr.max_qp_wr) {
+               DRV_LOG(ERR,
+                       "port %u Tx WQEBB count (%d) exceeds the limit (%d),"
+                       " try smaller queue size",
+                       dev->data->port_id, txq_calc_wqebb_cnt(tmpl),
+                       priv->sh->device_attr.max_qp_wr);
+               rte_errno = ENOMEM;
+               goto error;
+       }
        rte_atomic32_inc(&tmpl->refcnt);
+       tmpl->type = MLX5_TXQ_TYPE_STANDARD;
        LIST_INSERT_HEAD(&priv->txqsctrl, tmpl, next);
        return tmpl;
 error:
-       rte_free(tmpl);
+       mlx5_free(tmpl);
        return NULL;
 }
 
+/**
+ * Create a DPDK Tx hairpin queue.
+ *
+ * @param dev
+ *   Pointer to Ethernet device.
+ * @param idx
+ *   TX queue index.
+ * @param desc
+ *   Number of descriptors to configure in queue.
+ * @param hairpin_conf
+ *  The hairpin configuration.
+ *
+ * @return
+ *   A DPDK queue object on success, NULL otherwise and rte_errno is set.
+ */
+struct mlx5_txq_ctrl *
+mlx5_txq_hairpin_new(struct rte_eth_dev *dev, uint16_t idx, uint16_t desc,
+                    const struct rte_eth_hairpin_conf *hairpin_conf)
+{
+       struct mlx5_priv *priv = dev->data->dev_private;
+       struct mlx5_txq_ctrl *tmpl;
+
+       tmpl = mlx5_malloc(MLX5_MEM_RTE | MLX5_MEM_ZERO, sizeof(*tmpl), 0,
+                          SOCKET_ID_ANY);
+       if (!tmpl) {
+               rte_errno = ENOMEM;
+               return NULL;
+       }
+       tmpl->priv = priv;
+       tmpl->socket = SOCKET_ID_ANY;
+       tmpl->txq.elts_n = log2above(desc);
+       tmpl->txq.port_id = dev->data->port_id;
+       tmpl->txq.idx = idx;
+       tmpl->hairpin_conf = *hairpin_conf;
+       tmpl->type = MLX5_TXQ_TYPE_HAIRPIN;
+       rte_atomic32_inc(&tmpl->refcnt);
+       LIST_INSERT_HEAD(&priv->txqsctrl, tmpl, next);
+       return tmpl;
+}
+
 /**
  * Get a Tx queue.
  *
@@ -858,7 +1973,7 @@ mlx5_txq_get(struct rte_eth_dev *dev, uint16_t idx)
        if ((*priv->txqs)[idx]) {
                ctrl = container_of((*priv->txqs)[idx], struct mlx5_txq_ctrl,
                                    txq);
-               mlx5_txq_ibv_get(dev, idx);
+               mlx5_txq_obj_get(dev, idx);
                rte_atomic32_inc(&ctrl->refcnt);
        }
        return ctrl;
@@ -884,14 +1999,15 @@ mlx5_txq_release(struct rte_eth_dev *dev, uint16_t idx)
        if (!(*priv->txqs)[idx])
                return 0;
        txq = container_of((*priv->txqs)[idx], struct mlx5_txq_ctrl, txq);
-       if (txq->ibv && !mlx5_txq_ibv_release(txq->ibv))
-               txq->ibv = NULL;
+       if (txq->obj && !mlx5_txq_obj_release(txq->obj))
+               txq->obj = NULL;
        if (rte_atomic32_dec_and_test(&txq->refcnt)) {
                txq_free_elts(txq);
                mlx5_mr_btree_free(&txq->txq.mr_ctrl.cache_bh);
                LIST_REMOVE(txq, next);
-               rte_free(txq);
+               mlx5_free(txq);
                (*priv->txqs)[idx] = NULL;
+               dev->data->tx_queue_state[idx] = RTE_ETH_QUEUE_STATE_STOPPED;
                return 0;
        }
        return 1;
@@ -943,3 +2059,35 @@ mlx5_txq_verify(struct rte_eth_dev *dev)
        }
        return ret;
 }
+
+/**
+ * Set the Tx queue dynamic timestamp (mask and offset)
+ *
+ * @param[in] dev
+ *   Pointer to the Ethernet device structure.
+ */
+void
+mlx5_txq_dynf_timestamp_set(struct rte_eth_dev *dev)
+{
+       struct mlx5_priv *priv = dev->data->dev_private;
+       struct mlx5_dev_ctx_shared *sh = priv->sh;
+       struct mlx5_txq_data *data;
+       int off, nbit;
+       unsigned int i;
+       uint64_t mask = 0;
+
+       nbit = rte_mbuf_dynflag_lookup
+                               (RTE_MBUF_DYNFLAG_TX_TIMESTAMP_NAME, NULL);
+       off = rte_mbuf_dynfield_lookup
+                               (RTE_MBUF_DYNFIELD_TIMESTAMP_NAME, NULL);
+       if (nbit > 0 && off >= 0 && sh->txpp.refcnt)
+               mask = 1ULL << nbit;
+       for (i = 0; i != priv->txqs_n; ++i) {
+               data = (*priv->txqs)[i];
+               if (!data)
+                       continue;
+               data->sh = sh;
+               data->ts_mask = mask;
+               data->ts_offset = off;
+       }
+}