1 # SPDX-License-Identifier: BSD-3-Clause
2 # Copyright(c) 2010-2017 Intel Corporation
5 # define executive environment
6 # RTE_EXEC_ENV values are the directories in mk/exec-env/
11 # define the architecture we compile for.
12 # RTE_ARCH values are the directories in mk/arch/
17 # machine can define specific variables or action for a specific board
18 # RTE_MACHINE values are the directories in mk/machine/
23 # The compiler we use.
24 # RTE_TOOLCHAIN values are the directories in mk/toolchain/
29 # Use intrinsics or assembly code for key routines
31 CONFIG_RTE_FORCE_INTRINSICS=n
34 # Machine forces strict alignment constraints.
36 CONFIG_RTE_ARCH_STRICT_ALIGN=n
39 # Compile to share library
41 CONFIG_RTE_BUILD_SHARED_LIB=n
44 # Use newest code breaking previous ABI
49 # Major ABI to overwrite library specific LIBABIVER
54 # Machine's cache line size
56 CONFIG_RTE_CACHE_LINE_SIZE=64
61 CONFIG_RTE_USE_C11_MEM_MODEL=n
64 # Compile Environment Abstraction Layer
66 CONFIG_RTE_LIBRTE_EAL=y
67 CONFIG_RTE_MAX_LCORE=128
68 CONFIG_RTE_MAX_NUMA_NODES=8
69 CONFIG_RTE_MAX_HEAPS=32
70 CONFIG_RTE_MAX_MEMSEG_LISTS=64
71 # each memseg list will be limited to either RTE_MAX_MEMSEG_PER_LIST pages
72 # or RTE_MAX_MEM_MB_PER_LIST megabytes worth of memory, whichever is smaller
73 CONFIG_RTE_MAX_MEMSEG_PER_LIST=8192
74 CONFIG_RTE_MAX_MEM_MB_PER_LIST=32768
75 # a "type" is a combination of page size and NUMA node. total number of memseg
76 # lists per type will be limited to either RTE_MAX_MEMSEG_PER_TYPE pages (split
77 # over multiple lists of RTE_MAX_MEMSEG_PER_LIST pages), or
78 # RTE_MAX_MEM_MB_PER_TYPE megabytes of memory (split over multiple lists of
79 # RTE_MAX_MEM_MB_PER_LIST), whichever is smaller
80 CONFIG_RTE_MAX_MEMSEG_PER_TYPE=32768
81 CONFIG_RTE_MAX_MEM_MB_PER_TYPE=131072
82 # global maximum usable amount of VA, in megabytes
83 CONFIG_RTE_MAX_MEM_MB=524288
84 CONFIG_RTE_MAX_MEMZONE=2560
85 CONFIG_RTE_MAX_TAILQ=32
86 CONFIG_RTE_ENABLE_ASSERT=n
87 CONFIG_RTE_LOG_DP_LEVEL=RTE_LOG_INFO
88 CONFIG_RTE_LOG_HISTORY=256
89 CONFIG_RTE_BACKTRACE=y
90 CONFIG_RTE_LIBEAL_USE_HPET=n
91 CONFIG_RTE_EAL_ALLOW_INV_SOCKET_ID=n
92 CONFIG_RTE_EAL_ALWAYS_PANIC_ON_ERROR=n
93 CONFIG_RTE_EAL_IGB_UIO=n
95 CONFIG_RTE_MAX_VFIO_GROUPS=64
96 CONFIG_RTE_MAX_VFIO_CONTAINERS=64
97 CONFIG_RTE_MALLOC_DEBUG=n
98 CONFIG_RTE_EAL_NUMA_AWARE_HUGEPAGES=n
99 CONFIG_RTE_USE_LIBBSD=n
102 # Recognize/ignore the AVX/AVX512 CPU flags for performance/power testing.
103 # AVX512 is marked as experimental for now, will enable it after enough
104 # field test and possible optimization.
106 CONFIG_RTE_ENABLE_AVX=y
107 CONFIG_RTE_ENABLE_AVX512=n
109 # Default driver path (or "" to disable)
110 CONFIG_RTE_EAL_PMD_PATH=""
113 # Compile Environment Abstraction Layer to support Vmware TSC map
115 CONFIG_RTE_LIBRTE_EAL_VMWARE_TSC_MAP_SUPPORT=y
118 # Compile the PCI library
120 CONFIG_RTE_LIBRTE_PCI=y
123 # Compile the argument parser library
125 CONFIG_RTE_LIBRTE_KVARGS=y
128 # Compile generic ethernet library
130 CONFIG_RTE_LIBRTE_ETHER=y
131 CONFIG_RTE_LIBRTE_ETHDEV_DEBUG=n
132 CONFIG_RTE_MAX_ETHPORTS=32
133 CONFIG_RTE_MAX_QUEUES_PER_PORT=1024
134 CONFIG_RTE_LIBRTE_IEEE1588=n
135 CONFIG_RTE_ETHDEV_QUEUE_STAT_CNTRS=16
136 CONFIG_RTE_ETHDEV_RXTX_CALLBACKS=y
137 CONFIG_RTE_ETHDEV_PROFILE_WITH_VTUNE=n
140 # Turn off Tx preparation stage
142 # Warning: rte_eth_tx_prepare() can be safely disabled only if using a
143 # driver which do not implement any Tx preparation.
145 CONFIG_RTE_ETHDEV_TX_PREPARE_NOOP=n
148 # Common libraries, before Bus/PMDs
150 CONFIG_RTE_LIBRTE_COMMON_DPAAX=n
153 # Compile the Intel FPGA bus
155 CONFIG_RTE_LIBRTE_IFPGA_BUS=y
158 # Compile PCI bus driver
160 CONFIG_RTE_LIBRTE_PCI_BUS=y
163 # Compile the vdev bus
165 CONFIG_RTE_LIBRTE_VDEV_BUS=y
170 CONFIG_RTE_LIBRTE_ARK_PMD=y
171 CONFIG_RTE_LIBRTE_ARK_PAD_TX=y
172 CONFIG_RTE_LIBRTE_ARK_DEBUG_RX=n
173 CONFIG_RTE_LIBRTE_ARK_DEBUG_TX=n
174 CONFIG_RTE_LIBRTE_ARK_DEBUG_STATS=n
175 CONFIG_RTE_LIBRTE_ARK_DEBUG_TRACE=n
178 # Compile Aquantia Atlantic PMD driver
180 CONFIG_RTE_LIBRTE_ATLANTIC_PMD=y
185 CONFIG_RTE_LIBRTE_AXGBE_PMD=y
186 CONFIG_RTE_LIBRTE_AXGBE_PMD_DEBUG=n
189 # Compile burst-oriented Broadcom PMD driver
191 CONFIG_RTE_LIBRTE_BNX2X_PMD=n
192 CONFIG_RTE_LIBRTE_BNX2X_DEBUG_RX=n
193 CONFIG_RTE_LIBRTE_BNX2X_DEBUG_TX=n
194 CONFIG_RTE_LIBRTE_BNX2X_MF_SUPPORT=n
195 CONFIG_RTE_LIBRTE_BNX2X_DEBUG_PERIODIC=n
198 # Compile burst-oriented Broadcom BNXT PMD driver
200 CONFIG_RTE_LIBRTE_BNXT_PMD=y
203 # Compile burst-oriented Chelsio Terminator (CXGBE) PMD
205 CONFIG_RTE_LIBRTE_CXGBE_PMD=y
206 CONFIG_RTE_LIBRTE_CXGBE_DEBUG=n
207 CONFIG_RTE_LIBRTE_CXGBE_DEBUG_REG=n
208 CONFIG_RTE_LIBRTE_CXGBE_DEBUG_MBOX=n
209 CONFIG_RTE_LIBRTE_CXGBE_DEBUG_TX=n
210 CONFIG_RTE_LIBRTE_CXGBE_DEBUG_RX=n
211 CONFIG_RTE_LIBRTE_CXGBE_TPUT=y
214 CONFIG_RTE_LIBRTE_DPAA_BUS=n
215 CONFIG_RTE_LIBRTE_DPAA_MEMPOOL=n
216 CONFIG_RTE_LIBRTE_DPAA_PMD=n
217 CONFIG_RTE_LIBRTE_DPAA_HWDEBUG=n
220 # Compile NXP DPAA2 FSL-MC Bus
222 CONFIG_RTE_LIBRTE_FSLMC_BUS=n
225 # Compile Support Libraries for NXP DPAA2
227 CONFIG_RTE_LIBRTE_DPAA2_MEMPOOL=n
228 CONFIG_RTE_LIBRTE_DPAA2_USE_PHYS_IOVA=y
231 # Compile burst-oriented NXP DPAA2 PMD driver
233 CONFIG_RTE_LIBRTE_DPAA2_PMD=n
234 CONFIG_RTE_LIBRTE_DPAA2_DEBUG_DRIVER=n
237 # Compile NXP ENETC PMD Driver
239 CONFIG_RTE_LIBRTE_ENETC_PMD=n
242 # Compile burst-oriented Amazon ENA PMD driver
244 CONFIG_RTE_LIBRTE_ENA_PMD=y
245 CONFIG_RTE_LIBRTE_ENA_DEBUG_RX=n
246 CONFIG_RTE_LIBRTE_ENA_DEBUG_TX=n
247 CONFIG_RTE_LIBRTE_ENA_DEBUG_TX_FREE=n
248 CONFIG_RTE_LIBRTE_ENA_COM_DEBUG=n
251 # Compile burst-oriented Cisco ENIC PMD driver
253 CONFIG_RTE_LIBRTE_ENIC_PMD=y
256 # Compile burst-oriented IGB & EM PMD drivers
258 CONFIG_RTE_LIBRTE_EM_PMD=y
259 CONFIG_RTE_LIBRTE_IGB_PMD=y
260 CONFIG_RTE_LIBRTE_E1000_DEBUG_RX=n
261 CONFIG_RTE_LIBRTE_E1000_DEBUG_TX=n
262 CONFIG_RTE_LIBRTE_E1000_DEBUG_TX_FREE=n
263 CONFIG_RTE_LIBRTE_E1000_PF_DISABLE_STRIP_CRC=n
266 # Compile burst-oriented IXGBE PMD driver
268 CONFIG_RTE_LIBRTE_IXGBE_PMD=y
269 CONFIG_RTE_LIBRTE_IXGBE_DEBUG_RX=n
270 CONFIG_RTE_LIBRTE_IXGBE_DEBUG_TX=n
271 CONFIG_RTE_LIBRTE_IXGBE_DEBUG_TX_FREE=n
272 CONFIG_RTE_LIBRTE_IXGBE_PF_DISABLE_STRIP_CRC=n
273 CONFIG_RTE_IXGBE_INC_VECTOR=y
274 CONFIG_RTE_LIBRTE_IXGBE_BYPASS=n
277 # Compile burst-oriented I40E PMD driver
279 CONFIG_RTE_LIBRTE_I40E_PMD=y
280 CONFIG_RTE_LIBRTE_I40E_DEBUG_RX=n
281 CONFIG_RTE_LIBRTE_I40E_DEBUG_TX=n
282 CONFIG_RTE_LIBRTE_I40E_DEBUG_TX_FREE=n
283 CONFIG_RTE_LIBRTE_I40E_RX_ALLOW_BULK_ALLOC=y
284 CONFIG_RTE_LIBRTE_I40E_INC_VECTOR=y
285 CONFIG_RTE_LIBRTE_I40E_16BYTE_RX_DESC=n
286 CONFIG_RTE_LIBRTE_I40E_QUEUE_NUM_PER_PF=64
287 CONFIG_RTE_LIBRTE_I40E_QUEUE_NUM_PER_VM=4
290 # Compile burst-oriented FM10K PMD
292 CONFIG_RTE_LIBRTE_FM10K_PMD=y
293 CONFIG_RTE_LIBRTE_FM10K_DEBUG_RX=n
294 CONFIG_RTE_LIBRTE_FM10K_DEBUG_TX=n
295 CONFIG_RTE_LIBRTE_FM10K_DEBUG_TX_FREE=n
296 CONFIG_RTE_LIBRTE_FM10K_RX_OLFLAGS_ENABLE=y
297 CONFIG_RTE_LIBRTE_FM10K_INC_VECTOR=y
300 # Compile burst-oriented ICE PMD driver
302 CONFIG_RTE_LIBRTE_ICE_PMD=y
303 CONFIG_RTE_LIBRTE_ICE_DEBUG_RX=n
304 CONFIG_RTE_LIBRTE_ICE_DEBUG_TX=n
305 CONFIG_RTE_LIBRTE_ICE_DEBUG_TX_FREE=n
306 CONFIG_RTE_LIBRTE_ICE_RX_ALLOW_BULK_ALLOC=y
307 CONFIG_RTE_LIBRTE_ICE_16BYTE_RX_DESC=n
309 # Compile burst-oriented AVF PMD driver
311 CONFIG_RTE_LIBRTE_AVF_PMD=y
312 CONFIG_RTE_LIBRTE_AVF_INC_VECTOR=y
313 CONFIG_RTE_LIBRTE_AVF_DEBUG_TX=n
314 CONFIG_RTE_LIBRTE_AVF_DEBUG_TX_FREE=n
315 CONFIG_RTE_LIBRTE_AVF_DEBUG_RX=n
316 CONFIG_RTE_LIBRTE_AVF_16BYTE_RX_DESC=n
319 # Compile burst-oriented Mellanox ConnectX-3 (MLX4) PMD
321 CONFIG_RTE_LIBRTE_MLX4_PMD=n
322 CONFIG_RTE_LIBRTE_MLX4_DEBUG=n
323 CONFIG_RTE_LIBRTE_MLX4_DLOPEN_DEPS=n
326 # Compile burst-oriented Mellanox ConnectX-4, ConnectX-5,
327 # ConnectX-6 & Bluefield (MLX5) PMD
329 CONFIG_RTE_LIBRTE_MLX5_PMD=n
330 CONFIG_RTE_LIBRTE_MLX5_DEBUG=n
331 CONFIG_RTE_LIBRTE_MLX5_DLOPEN_DEPS=n
334 # Compile burst-oriented Netronome NFP PMD driver
336 CONFIG_RTE_LIBRTE_NFP_PMD=n
337 CONFIG_RTE_LIBRTE_NFP_DEBUG_TX=n
338 CONFIG_RTE_LIBRTE_NFP_DEBUG_RX=n
340 # QLogic 10G/25G/40G/50G/100G PMD
342 CONFIG_RTE_LIBRTE_QEDE_PMD=y
343 CONFIG_RTE_LIBRTE_QEDE_DEBUG_TX=n
344 CONFIG_RTE_LIBRTE_QEDE_DEBUG_RX=n
345 #Provides abs path/name of the firmware file.
346 #Empty string denotes driver will use default firmware
347 CONFIG_RTE_LIBRTE_QEDE_FW=""
350 # Compile burst-oriented Solarflare libefx-based PMD
352 CONFIG_RTE_LIBRTE_SFC_EFX_PMD=y
353 CONFIG_RTE_LIBRTE_SFC_EFX_DEBUG=n
356 # Compile software PMD backed by SZEDATA2 device
358 CONFIG_RTE_LIBRTE_PMD_SZEDATA2=n
361 # Compile burst-oriented Cavium Thunderx NICVF PMD driver
363 CONFIG_RTE_LIBRTE_THUNDERX_NICVF_PMD=y
364 CONFIG_RTE_LIBRTE_THUNDERX_NICVF_DEBUG_RX=n
365 CONFIG_RTE_LIBRTE_THUNDERX_NICVF_DEBUG_TX=n
368 # Compile burst-oriented Cavium LiquidIO PMD driver
370 CONFIG_RTE_LIBRTE_LIO_PMD=y
371 CONFIG_RTE_LIBRTE_LIO_DEBUG_RX=n
372 CONFIG_RTE_LIBRTE_LIO_DEBUG_TX=n
373 CONFIG_RTE_LIBRTE_LIO_DEBUG_MBOX=n
374 CONFIG_RTE_LIBRTE_LIO_DEBUG_REGS=n
377 # Compile burst-oriented Cavium OCTEONTX network PMD driver
379 CONFIG_RTE_LIBRTE_OCTEONTX_PMD=y
382 # Compile WRS accelerated virtual port (AVP) guest PMD driver
384 CONFIG_RTE_LIBRTE_AVP_PMD=n
385 CONFIG_RTE_LIBRTE_AVP_DEBUG_RX=n
386 CONFIG_RTE_LIBRTE_AVP_DEBUG_TX=n
387 CONFIG_RTE_LIBRTE_AVP_DEBUG_BUFFERS=n
390 # Compile burst-oriented VIRTIO PMD driver
392 CONFIG_RTE_LIBRTE_VIRTIO_PMD=y
393 CONFIG_RTE_LIBRTE_VIRTIO_DEBUG_RX=n
394 CONFIG_RTE_LIBRTE_VIRTIO_DEBUG_TX=n
395 CONFIG_RTE_LIBRTE_VIRTIO_DEBUG_DUMP=n
398 # Compile virtio device emulation inside virtio PMD driver
400 CONFIG_RTE_VIRTIO_USER=n
403 # Compile burst-oriented VMXNET3 PMD driver
405 CONFIG_RTE_LIBRTE_VMXNET3_PMD=y
406 CONFIG_RTE_LIBRTE_VMXNET3_DEBUG_RX=n
407 CONFIG_RTE_LIBRTE_VMXNET3_DEBUG_TX=n
408 CONFIG_RTE_LIBRTE_VMXNET3_DEBUG_TX_FREE=n
411 # Compile software PMD backed by AF_PACKET sockets (Linux only)
413 CONFIG_RTE_LIBRTE_PMD_AF_PACKET=n
416 # Compile link bonding PMD library
418 CONFIG_RTE_LIBRTE_PMD_BOND=y
419 CONFIG_RTE_LIBRTE_BOND_DEBUG_ALB=n
420 CONFIG_RTE_LIBRTE_BOND_DEBUG_ALB_L1=n
423 # Compile fail-safe PMD
425 CONFIG_RTE_LIBRTE_PMD_FAILSAFE=y
428 # Compile Marvell PMD driver
430 CONFIG_RTE_LIBRTE_MVPP2_PMD=n
433 # Compile Marvell MVNETA PMD driver
435 CONFIG_RTE_LIBRTE_MVNETA_PMD=n
438 # Compile support for VMBus library
440 CONFIG_RTE_LIBRTE_VMBUS=n
443 # Compile native PMD for Hyper-V/Azure
445 CONFIG_RTE_LIBRTE_NETVSC_PMD=n
446 CONFIG_RTE_LIBRTE_NETVSC_DEBUG_RX=n
447 CONFIG_RTE_LIBRTE_NETVSC_DEBUG_TX=n
448 CONFIG_RTE_LIBRTE_NETVSC_DEBUG_DUMP=n
451 # Compile virtual device driver for NetVSC on Hyper-V/Azure
453 CONFIG_RTE_LIBRTE_VDEV_NETVSC_PMD=n
458 CONFIG_RTE_LIBRTE_PMD_NULL=y
461 # Compile software PMD backed by PCAP files
463 CONFIG_RTE_LIBRTE_PMD_PCAP=n
466 # Compile example software rings based PMD
468 CONFIG_RTE_LIBRTE_PMD_RING=y
469 CONFIG_RTE_PMD_RING_MAX_RX_RINGS=16
470 CONFIG_RTE_PMD_RING_MAX_TX_RINGS=16
473 # Compile SOFTNIC PMD
475 CONFIG_RTE_LIBRTE_PMD_SOFTNIC=n
478 # Compile the TAP PMD
479 # It is enabled by default for Linux only.
481 CONFIG_RTE_LIBRTE_PMD_TAP=n
484 # Do prefetch of packet data within PMD driver receive function
486 CONFIG_RTE_PMD_PACKET_PREFETCH=y
488 # Compile generic wireless base band device library
489 # EXPERIMENTAL: API may change without prior notice
491 CONFIG_RTE_LIBRTE_BBDEV=y
492 CONFIG_RTE_BBDEV_MAX_DEVS=128
493 CONFIG_RTE_BBDEV_OFFLOAD_COST=y
496 # Compile PMD for NULL bbdev device
498 CONFIG_RTE_LIBRTE_PMD_BBDEV_NULL=y
501 # Compile PMD for turbo software bbdev device
503 CONFIG_RTE_LIBRTE_PMD_BBDEV_TURBO_SW=n
506 # Compile generic crypto device library
508 CONFIG_RTE_LIBRTE_CRYPTODEV=y
509 CONFIG_RTE_CRYPTO_MAX_DEVS=64
512 # Compile PMD for ARMv8 Crypto device
514 CONFIG_RTE_LIBRTE_PMD_ARMV8_CRYPTO=n
515 CONFIG_RTE_LIBRTE_PMD_ARMV8_CRYPTO_DEBUG=n
518 # Compile NXP CAAM JR crypto Driver
520 CONFIG_RTE_LIBRTE_PMD_CAAM_JR=n
521 CONFIG_RTE_LIBRTE_PMD_CAAM_JR_BE=n
524 # Compile NXP DPAA2 crypto sec driver for CAAM HW
526 CONFIG_RTE_LIBRTE_PMD_DPAA2_SEC=n
529 # NXP DPAA caam - crypto driver
531 CONFIG_RTE_LIBRTE_PMD_DPAA_SEC=n
532 CONFIG_RTE_LIBRTE_DPAA_MAX_CRYPTODEV=4
535 # Compile PMD for Cavium OCTEON TX crypto device
537 CONFIG_RTE_LIBRTE_PMD_OCTEONTX_CRYPTO=y
540 # Compile PMD for QuickAssist based devices - see docs for details
542 CONFIG_RTE_LIBRTE_PMD_QAT=y
543 CONFIG_RTE_LIBRTE_PMD_QAT_SYM=n
545 # Max. number of QuickAssist devices, which can be detected and attached
547 CONFIG_RTE_PMD_QAT_MAX_PCI_DEVICES=48
548 CONFIG_RTE_PMD_QAT_COMP_SGL_MAX_SEGMENTS=16
549 CONFIG_RTE_PMD_QAT_COMP_IM_BUFFER_SIZE=65536
552 # Compile PMD for virtio crypto devices
554 CONFIG_RTE_LIBRTE_PMD_VIRTIO_CRYPTO=y
556 # Number of maximum virtio crypto devices
558 CONFIG_RTE_MAX_VIRTIO_CRYPTO=32
561 # Compile PMD for AESNI backed device
563 CONFIG_RTE_LIBRTE_PMD_AESNI_MB=n
566 # Compile PMD for Software backed device
568 CONFIG_RTE_LIBRTE_PMD_OPENSSL=n
571 # Compile PMD for AESNI GCM device
573 CONFIG_RTE_LIBRTE_PMD_AESNI_GCM=n
576 # Compile PMD for SNOW 3G device
578 CONFIG_RTE_LIBRTE_PMD_SNOW3G=n
579 CONFIG_RTE_LIBRTE_PMD_SNOW3G_DEBUG=n
582 # Compile PMD for KASUMI device
584 CONFIG_RTE_LIBRTE_PMD_KASUMI=n
587 # Compile PMD for ZUC device
589 CONFIG_RTE_LIBRTE_PMD_ZUC=n
591 # Compile PMD for Crypto Scheduler device
593 CONFIG_RTE_LIBRTE_PMD_CRYPTO_SCHEDULER=y
596 # Compile PMD for NULL Crypto device
598 CONFIG_RTE_LIBRTE_PMD_NULL_CRYPTO=y
601 # Compile PMD for AMD CCP crypto device
603 CONFIG_RTE_LIBRTE_PMD_CCP=n
606 # Compile PMD for Marvell Crypto device
608 CONFIG_RTE_LIBRTE_PMD_MVSAM_CRYPTO=n
611 # Compile generic security library
613 CONFIG_RTE_LIBRTE_SECURITY=y
616 # Compile generic compression device library
618 CONFIG_RTE_LIBRTE_COMPRESSDEV=y
619 CONFIG_RTE_COMPRESS_MAX_DEVS=64
622 # Compile compressdev unit test
624 CONFIG_RTE_COMPRESSDEV_TEST=n
627 # Compile PMD for Octeontx ZIPVF compression device
629 CONFIG_RTE_LIBRTE_PMD_OCTEONTX_ZIPVF=y
632 # Compile PMD for ISA-L compression device
634 CONFIG_RTE_LIBRTE_PMD_ISAL=n
637 # Compile PMD for ZLIB compression device
639 CONFIG_RTE_LIBRTE_PMD_ZLIB=n
642 # Compile generic event device library
644 CONFIG_RTE_LIBRTE_EVENTDEV=y
645 CONFIG_RTE_LIBRTE_EVENTDEV_DEBUG=n
646 CONFIG_RTE_EVENT_MAX_DEVS=16
647 CONFIG_RTE_EVENT_MAX_QUEUES_PER_DEV=64
648 CONFIG_RTE_EVENT_TIMER_ADAPTER_NUM_MAX=32
649 CONFIG_RTE_EVENT_ETH_INTR_RING_SIZE=1024
650 CONFIG_RTE_EVENT_CRYPTO_ADAPTER_MAX_INSTANCE=32
651 CONFIG_RTE_EVENT_ETH_TX_ADAPTER_MAX_INSTANCE=32
654 # Compile PMD for skeleton event device
656 CONFIG_RTE_LIBRTE_PMD_SKELETON_EVENTDEV=y
657 CONFIG_RTE_LIBRTE_PMD_SKELETON_EVENTDEV_DEBUG=n
660 # Compile PMD for software event device
662 CONFIG_RTE_LIBRTE_PMD_SW_EVENTDEV=y
665 # Compile PMD for distributed software event device
667 CONFIG_RTE_LIBRTE_PMD_DSW_EVENTDEV=y
670 # Compile PMD for octeontx sso event device
672 CONFIG_RTE_LIBRTE_PMD_OCTEONTX_SSOVF=y
675 # Compile PMD for OPDL event device
677 CONFIG_RTE_LIBRTE_PMD_OPDL_EVENTDEV=y
680 # Compile PMD for NXP DPAA event device
682 CONFIG_RTE_LIBRTE_PMD_DPAA_EVENTDEV=n
685 # Compile PMD for NXP DPAA2 event device
687 CONFIG_RTE_LIBRTE_PMD_DPAA2_EVENTDEV=n
690 # Compile raw device support
691 # EXPERIMENTAL: API may change without prior notice
693 CONFIG_RTE_LIBRTE_RAWDEV=y
694 CONFIG_RTE_RAWDEV_MAX_DEVS=10
695 CONFIG_RTE_LIBRTE_PMD_SKELETON_RAWDEV=y
698 # Compile PMD for NXP DPAA2 CMDIF raw device
700 CONFIG_RTE_LIBRTE_PMD_DPAA2_CMDIF_RAWDEV=n
703 # Compile PMD for NXP DPAA2 QDMA raw device
705 CONFIG_RTE_LIBRTE_PMD_DPAA2_QDMA_RAWDEV=n
708 # Compile PMD for Intel FPGA raw device
710 CONFIG_RTE_LIBRTE_PMD_IFPGA_RAWDEV=y
713 # Compile librte_ring
715 CONFIG_RTE_LIBRTE_RING=y
718 # Compile librte_mempool
720 CONFIG_RTE_LIBRTE_MEMPOOL=y
721 CONFIG_RTE_MEMPOOL_CACHE_MAX_SIZE=512
722 CONFIG_RTE_LIBRTE_MEMPOOL_DEBUG=n
725 # Compile Mempool drivers
727 CONFIG_RTE_DRIVER_MEMPOOL_BUCKET=y
728 CONFIG_RTE_DRIVER_MEMPOOL_BUCKET_SIZE_KB=64
729 CONFIG_RTE_DRIVER_MEMPOOL_RING=y
730 CONFIG_RTE_DRIVER_MEMPOOL_STACK=y
733 # Compile PMD for octeontx fpa mempool device
735 CONFIG_RTE_LIBRTE_OCTEONTX_MEMPOOL=y
738 # Compile librte_mbuf
740 CONFIG_RTE_LIBRTE_MBUF=y
741 CONFIG_RTE_LIBRTE_MBUF_DEBUG=n
742 CONFIG_RTE_MBUF_DEFAULT_MEMPOOL_OPS="ring_mp_mc"
743 CONFIG_RTE_MBUF_REFCNT_ATOMIC=y
744 CONFIG_RTE_PKTMBUF_HEADROOM=128
747 # Compile librte_timer
749 CONFIG_RTE_LIBRTE_TIMER=y
750 CONFIG_RTE_LIBRTE_TIMER_DEBUG=n
753 # Compile librte_cfgfile
755 CONFIG_RTE_LIBRTE_CFGFILE=y
758 # Compile librte_cmdline
760 CONFIG_RTE_LIBRTE_CMDLINE=y
761 CONFIG_RTE_LIBRTE_CMDLINE_DEBUG=n
764 # Compile librte_hash
766 CONFIG_RTE_LIBRTE_HASH=y
767 CONFIG_RTE_LIBRTE_HASH_DEBUG=n
772 CONFIG_RTE_LIBRTE_EFD=y
775 # Compile librte_member
777 CONFIG_RTE_LIBRTE_MEMBER=y
780 # Compile librte_jobstats
782 CONFIG_RTE_LIBRTE_JOBSTATS=y
785 # Compile the device metrics library
787 CONFIG_RTE_LIBRTE_METRICS=y
790 # Compile the bitrate statistics library
792 CONFIG_RTE_LIBRTE_BITRATE=y
795 # Compile the latency statistics library
797 CONFIG_RTE_LIBRTE_LATENCY_STATS=y
800 # Compile librte_telemetry
802 CONFIG_RTE_LIBRTE_TELEMETRY=n
807 CONFIG_RTE_LIBRTE_LPM=y
808 CONFIG_RTE_LIBRTE_LPM_DEBUG=n
813 CONFIG_RTE_LIBRTE_ACL=y
814 CONFIG_RTE_LIBRTE_ACL_DEBUG=n
817 # Compile librte_power
819 CONFIG_RTE_LIBRTE_POWER=n
820 CONFIG_RTE_LIBRTE_POWER_DEBUG=n
821 CONFIG_RTE_MAX_LCORE_FREQS=64
826 CONFIG_RTE_LIBRTE_NET=y
829 # Compile librte_ip_frag
831 CONFIG_RTE_LIBRTE_IP_FRAG=y
832 CONFIG_RTE_LIBRTE_IP_FRAG_DEBUG=n
833 CONFIG_RTE_LIBRTE_IP_FRAG_MAX_FRAG=4
834 CONFIG_RTE_LIBRTE_IP_FRAG_TBL_STAT=n
837 # Compile GRO library
839 CONFIG_RTE_LIBRTE_GRO=y
842 # Compile GSO library
844 CONFIG_RTE_LIBRTE_GSO=y
847 # Compile librte_meter
849 CONFIG_RTE_LIBRTE_METER=y
852 # Compile librte_classify
854 CONFIG_RTE_LIBRTE_FLOW_CLASSIFY=y
857 # Compile librte_sched
859 CONFIG_RTE_LIBRTE_SCHED=y
860 CONFIG_RTE_SCHED_DEBUG=n
861 CONFIG_RTE_SCHED_RED=n
862 CONFIG_RTE_SCHED_COLLECT_STATS=n
863 CONFIG_RTE_SCHED_SUBPORT_TC_OV=n
864 CONFIG_RTE_SCHED_PORT_N_GRINDERS=8
865 CONFIG_RTE_SCHED_VECTOR=n
868 # Compile the distributor library
870 CONFIG_RTE_LIBRTE_DISTRIBUTOR=y
873 # Compile the reorder library
875 CONFIG_RTE_LIBRTE_REORDER=y
878 # Compile librte_port
880 CONFIG_RTE_LIBRTE_PORT=y
881 CONFIG_RTE_PORT_STATS_COLLECT=n
882 CONFIG_RTE_PORT_PCAP=n
885 # Compile librte_table
887 CONFIG_RTE_LIBRTE_TABLE=y
888 CONFIG_RTE_TABLE_STATS_COLLECT=n
891 # Compile librte_pipeline
893 CONFIG_RTE_LIBRTE_PIPELINE=y
894 CONFIG_RTE_PIPELINE_STATS_COLLECT=n
899 CONFIG_RTE_LIBRTE_KNI=n
900 CONFIG_RTE_LIBRTE_PMD_KNI=n
901 CONFIG_RTE_KNI_KMOD=n
902 CONFIG_RTE_KNI_KMOD_ETHTOOL=n
903 CONFIG_RTE_KNI_PREEMPT_DEFAULT=y
906 # Compile the pdump library
908 CONFIG_RTE_LIBRTE_PDUMP=y
911 # Compile vhost user library
913 CONFIG_RTE_LIBRTE_VHOST=n
914 CONFIG_RTE_LIBRTE_VHOST_NUMA=n
915 CONFIG_RTE_LIBRTE_VHOST_DEBUG=n
919 # To compile, CONFIG_RTE_LIBRTE_VHOST should be enabled.
921 CONFIG_RTE_LIBRTE_PMD_VHOST=n
925 # To compile, CONFIG_RTE_LIBRTE_VHOST and CONFIG_RTE_EAL_VFIO
928 CONFIG_RTE_LIBRTE_IFC_PMD=n
933 CONFIG_RTE_LIBRTE_BPF=y
934 # allow load BPF from ELF files (requires libelf)
935 CONFIG_RTE_LIBRTE_BPF_ELF=n
938 # Compile librte_ipsec
940 CONFIG_RTE_LIBRTE_IPSEC=y
943 # Compile the test application
945 CONFIG_RTE_APP_TEST=y
946 CONFIG_RTE_APP_TEST_RESOURCE_TAR=n
949 # Compile the procinfo application
951 CONFIG_RTE_PROC_INFO=n
954 # Compile the PMD test application
956 CONFIG_RTE_TEST_PMD=y
957 CONFIG_RTE_TEST_PMD_RECORD_CORE_CYCLES=n
958 CONFIG_RTE_TEST_PMD_RECORD_BURST_STATS=n
961 # Compile the bbdev test application
963 CONFIG_RTE_TEST_BBDEV=y
966 # Compile the compression performance application
968 CONFIG_RTE_APP_COMPRESS_PERF=y
971 # Compile the crypto performance application
973 CONFIG_RTE_APP_CRYPTO_PERF=y
976 # Compile the eventdev application
978 CONFIG_RTE_APP_EVENTDEV=y