1 # SPDX-License-Identifier: BSD-3-Clause
2 # Copyright(c) 2010-2017 Intel Corporation
5 # define executive environment
6 # RTE_EXEC_ENV values are the directories in mk/exec-env/
11 # define the architecture we compile for.
12 # RTE_ARCH values are the directories in mk/arch/
17 # machine can define specific variables or action for a specific board
18 # RTE_MACHINE values are the directories in mk/machine/
23 # The compiler we use.
24 # RTE_TOOLCHAIN values are the directories in mk/toolchain/
29 # Use intrinsics or assembly code for key routines
31 CONFIG_RTE_FORCE_INTRINSICS=n
34 # Machine forces strict alignment constraints.
36 CONFIG_RTE_ARCH_STRICT_ALIGN=n
39 # Compile to share library
41 CONFIG_RTE_BUILD_SHARED_LIB=n
44 # Use newest code breaking previous ABI
49 # Major ABI to overwrite library specific LIBABIVER
54 # Machine's cache line size
56 CONFIG_RTE_CACHE_LINE_SIZE=64
59 # Compile Environment Abstraction Layer
61 CONFIG_RTE_LIBRTE_EAL=y
62 CONFIG_RTE_MAX_LCORE=128
63 CONFIG_RTE_MAX_NUMA_NODES=8
64 CONFIG_RTE_MAX_MEMSEG_LISTS=64
65 # each memseg list will be limited to either RTE_MAX_MEMSEG_PER_LIST pages
66 # or RTE_MAX_MEM_MB_PER_LIST megabytes worth of memory, whichever is smaller
67 CONFIG_RTE_MAX_MEMSEG_PER_LIST=8192
68 CONFIG_RTE_MAX_MEM_MB_PER_LIST=32768
69 # a "type" is a combination of page size and NUMA node. total number of memseg
70 # lists per type will be limited to either RTE_MAX_MEMSEG_PER_TYPE pages (split
71 # over multiple lists of RTE_MAX_MEMSEG_PER_LIST pages), or
72 # RTE_MAX_MEM_MB_PER_TYPE megabytes of memory (split over multiple lists of
73 # RTE_MAX_MEM_MB_PER_LIST), whichever is smaller
74 CONFIG_RTE_MAX_MEMSEG_PER_TYPE=32768
75 CONFIG_RTE_MAX_MEM_MB_PER_TYPE=131072
76 # global maximum usable amount of VA, in megabytes
77 CONFIG_RTE_MAX_MEM_MB=524288
78 CONFIG_RTE_MAX_MEMZONE=2560
79 CONFIG_RTE_MAX_TAILQ=32
80 CONFIG_RTE_ENABLE_ASSERT=n
81 CONFIG_RTE_LOG_DP_LEVEL=RTE_LOG_INFO
82 CONFIG_RTE_LOG_HISTORY=256
83 CONFIG_RTE_BACKTRACE=y
84 CONFIG_RTE_LIBEAL_USE_HPET=n
85 CONFIG_RTE_EAL_ALLOW_INV_SOCKET_ID=n
86 CONFIG_RTE_EAL_ALWAYS_PANIC_ON_ERROR=n
87 CONFIG_RTE_EAL_IGB_UIO=n
89 CONFIG_RTE_MAX_VFIO_GROUPS=64
90 CONFIG_RTE_MALLOC_DEBUG=n
91 CONFIG_RTE_EAL_NUMA_AWARE_HUGEPAGES=n
92 CONFIG_RTE_USE_LIBBSD=n
95 # Recognize/ignore the AVX/AVX512 CPU flags for performance/power testing.
96 # AVX512 is marked as experimental for now, will enable it after enough
97 # field test and possible optimization.
99 CONFIG_RTE_ENABLE_AVX=y
100 CONFIG_RTE_ENABLE_AVX512=n
102 # Default driver path (or "" to disable)
103 CONFIG_RTE_EAL_PMD_PATH=""
106 # Compile Environment Abstraction Layer to support Vmware TSC map
108 CONFIG_RTE_LIBRTE_EAL_VMWARE_TSC_MAP_SUPPORT=y
111 # Compile the PCI library
113 CONFIG_RTE_LIBRTE_PCI=y
116 # Compile the argument parser library
118 CONFIG_RTE_LIBRTE_KVARGS=y
121 # Compile generic ethernet library
123 CONFIG_RTE_LIBRTE_ETHER=y
124 CONFIG_RTE_LIBRTE_ETHDEV_DEBUG=n
125 CONFIG_RTE_MAX_ETHPORTS=32
126 CONFIG_RTE_MAX_QUEUES_PER_PORT=1024
127 CONFIG_RTE_LIBRTE_IEEE1588=n
128 CONFIG_RTE_ETHDEV_QUEUE_STAT_CNTRS=16
129 CONFIG_RTE_ETHDEV_RXTX_CALLBACKS=y
130 CONFIG_RTE_ETHDEV_PROFILE_ITT_WASTED_RX_ITERATIONS=n
133 # Turn off Tx preparation stage
135 # Warning: rte_eth_tx_prepare() can be safely disabled only if using a
136 # driver which do not implement any Tx preparation.
138 CONFIG_RTE_ETHDEV_TX_PREPARE_NOOP=n
141 # Compile PCI bus driver
143 CONFIG_RTE_LIBRTE_PCI_BUS=y
146 # Compile the vdev bus
148 CONFIG_RTE_LIBRTE_VDEV_BUS=y
153 CONFIG_RTE_LIBRTE_ARK_PMD=y
154 CONFIG_RTE_LIBRTE_ARK_PAD_TX=y
155 CONFIG_RTE_LIBRTE_ARK_DEBUG_RX=n
156 CONFIG_RTE_LIBRTE_ARK_DEBUG_TX=n
157 CONFIG_RTE_LIBRTE_ARK_DEBUG_STATS=n
158 CONFIG_RTE_LIBRTE_ARK_DEBUG_TRACE=n
163 CONFIG_RTE_LIBRTE_AXGBE_PMD=y
164 CONFIG_RTE_LIBRTE_AXGBE_PMD_DEBUG=n
167 # Compile burst-oriented Broadcom PMD driver
169 CONFIG_RTE_LIBRTE_BNX2X_PMD=n
170 CONFIG_RTE_LIBRTE_BNX2X_DEBUG_RX=n
171 CONFIG_RTE_LIBRTE_BNX2X_DEBUG_TX=n
172 CONFIG_RTE_LIBRTE_BNX2X_MF_SUPPORT=n
173 CONFIG_RTE_LIBRTE_BNX2X_DEBUG_PERIODIC=n
176 # Compile burst-oriented Broadcom BNXT PMD driver
178 CONFIG_RTE_LIBRTE_BNXT_PMD=y
181 # Compile burst-oriented Chelsio Terminator (CXGBE) PMD
183 CONFIG_RTE_LIBRTE_CXGBE_PMD=y
184 CONFIG_RTE_LIBRTE_CXGBE_DEBUG=n
185 CONFIG_RTE_LIBRTE_CXGBE_DEBUG_REG=n
186 CONFIG_RTE_LIBRTE_CXGBE_DEBUG_MBOX=n
187 CONFIG_RTE_LIBRTE_CXGBE_DEBUG_TX=n
188 CONFIG_RTE_LIBRTE_CXGBE_DEBUG_RX=n
189 CONFIG_RTE_LIBRTE_CXGBE_TPUT=y
192 CONFIG_RTE_LIBRTE_DPAA_BUS=n
193 CONFIG_RTE_LIBRTE_DPAA_MEMPOOL=n
194 CONFIG_RTE_LIBRTE_DPAA_PMD=n
195 CONFIG_RTE_LIBRTE_DPAA_HWDEBUG=n
198 # Compile NXP DPAA2 FSL-MC Bus
200 CONFIG_RTE_LIBRTE_FSLMC_BUS=n
203 # Compile Support Libraries for NXP DPAA2
205 CONFIG_RTE_LIBRTE_DPAA2_MEMPOOL=n
206 CONFIG_RTE_LIBRTE_DPAA2_USE_PHYS_IOVA=y
209 # Compile burst-oriented NXP DPAA2 PMD driver
211 CONFIG_RTE_LIBRTE_DPAA2_PMD=n
212 CONFIG_RTE_LIBRTE_DPAA2_DEBUG_DRIVER=n
215 # Compile burst-oriented Amazon ENA PMD driver
217 CONFIG_RTE_LIBRTE_ENA_PMD=y
218 CONFIG_RTE_LIBRTE_ENA_DEBUG_RX=n
219 CONFIG_RTE_LIBRTE_ENA_DEBUG_TX=n
220 CONFIG_RTE_LIBRTE_ENA_DEBUG_TX_FREE=n
221 CONFIG_RTE_LIBRTE_ENA_COM_DEBUG=n
224 # Compile burst-oriented Cisco ENIC PMD driver
226 CONFIG_RTE_LIBRTE_ENIC_PMD=y
229 # Compile burst-oriented IGB & EM PMD drivers
231 CONFIG_RTE_LIBRTE_EM_PMD=y
232 CONFIG_RTE_LIBRTE_IGB_PMD=y
233 CONFIG_RTE_LIBRTE_E1000_DEBUG_RX=n
234 CONFIG_RTE_LIBRTE_E1000_DEBUG_TX=n
235 CONFIG_RTE_LIBRTE_E1000_DEBUG_TX_FREE=n
236 CONFIG_RTE_LIBRTE_E1000_PF_DISABLE_STRIP_CRC=n
239 # Compile burst-oriented IXGBE PMD driver
241 CONFIG_RTE_LIBRTE_IXGBE_PMD=y
242 CONFIG_RTE_LIBRTE_IXGBE_DEBUG_RX=n
243 CONFIG_RTE_LIBRTE_IXGBE_DEBUG_TX=n
244 CONFIG_RTE_LIBRTE_IXGBE_DEBUG_TX_FREE=n
245 CONFIG_RTE_LIBRTE_IXGBE_PF_DISABLE_STRIP_CRC=n
246 CONFIG_RTE_IXGBE_INC_VECTOR=y
247 CONFIG_RTE_LIBRTE_IXGBE_BYPASS=n
250 # Compile burst-oriented I40E PMD driver
252 CONFIG_RTE_LIBRTE_I40E_PMD=y
253 CONFIG_RTE_LIBRTE_I40E_DEBUG_RX=n
254 CONFIG_RTE_LIBRTE_I40E_DEBUG_TX=n
255 CONFIG_RTE_LIBRTE_I40E_DEBUG_TX_FREE=n
256 CONFIG_RTE_LIBRTE_I40E_RX_ALLOW_BULK_ALLOC=y
257 CONFIG_RTE_LIBRTE_I40E_INC_VECTOR=y
258 CONFIG_RTE_LIBRTE_I40E_16BYTE_RX_DESC=n
259 CONFIG_RTE_LIBRTE_I40E_QUEUE_NUM_PER_PF=64
260 CONFIG_RTE_LIBRTE_I40E_QUEUE_NUM_PER_VM=4
261 # interval up to 8160 us, aligned to 2 (or default value)
262 CONFIG_RTE_LIBRTE_I40E_ITR_INTERVAL=-1
265 # Compile burst-oriented FM10K PMD
267 CONFIG_RTE_LIBRTE_FM10K_PMD=y
268 CONFIG_RTE_LIBRTE_FM10K_DEBUG_RX=n
269 CONFIG_RTE_LIBRTE_FM10K_DEBUG_TX=n
270 CONFIG_RTE_LIBRTE_FM10K_DEBUG_TX_FREE=n
271 CONFIG_RTE_LIBRTE_FM10K_RX_OLFLAGS_ENABLE=y
272 CONFIG_RTE_LIBRTE_FM10K_INC_VECTOR=y
275 # Compile burst-oriented AVF PMD driver
277 CONFIG_RTE_LIBRTE_AVF_PMD=y
278 CONFIG_RTE_LIBRTE_AVF_INC_VECTOR=y
279 CONFIG_RTE_LIBRTE_AVF_DEBUG_TX=n
280 CONFIG_RTE_LIBRTE_AVF_DEBUG_TX_FREE=n
281 CONFIG_RTE_LIBRTE_AVF_DEBUG_RX=n
282 CONFIG_RTE_LIBRTE_AVF_16BYTE_RX_DESC=n
285 # Compile burst-oriented Mellanox ConnectX-3 (MLX4) PMD
287 CONFIG_RTE_LIBRTE_MLX4_PMD=n
288 CONFIG_RTE_LIBRTE_MLX4_DEBUG=n
289 CONFIG_RTE_LIBRTE_MLX4_DLOPEN_DEPS=n
290 CONFIG_RTE_LIBRTE_MLX4_TX_MP_CACHE=8
293 # Compile burst-oriented Mellanox ConnectX-4 & ConnectX-5 (MLX5) PMD
295 CONFIG_RTE_LIBRTE_MLX5_PMD=n
296 CONFIG_RTE_LIBRTE_MLX5_DEBUG=n
297 CONFIG_RTE_LIBRTE_MLX5_DLOPEN_DEPS=n
298 CONFIG_RTE_LIBRTE_MLX5_TX_MP_CACHE=8
301 # Compile burst-oriented Netronome NFP PMD driver
303 CONFIG_RTE_LIBRTE_NFP_PMD=n
304 CONFIG_RTE_LIBRTE_NFP_DEBUG_TX=n
305 CONFIG_RTE_LIBRTE_NFP_DEBUG_RX=n
307 # QLogic 10G/25G/40G/50G/100G PMD
309 CONFIG_RTE_LIBRTE_QEDE_PMD=y
310 CONFIG_RTE_LIBRTE_QEDE_DEBUG_TX=n
311 CONFIG_RTE_LIBRTE_QEDE_DEBUG_RX=n
312 #Provides abs path/name of the firmware file.
313 #Empty string denotes driver will use default firmware
314 CONFIG_RTE_LIBRTE_QEDE_FW=""
317 # Compile burst-oriented Solarflare libefx-based PMD
319 CONFIG_RTE_LIBRTE_SFC_EFX_PMD=y
320 CONFIG_RTE_LIBRTE_SFC_EFX_DEBUG=n
323 # Compile software PMD backed by SZEDATA2 device
325 CONFIG_RTE_LIBRTE_PMD_SZEDATA2=n
328 # Compile burst-oriented Cavium Thunderx NICVF PMD driver
330 CONFIG_RTE_LIBRTE_THUNDERX_NICVF_PMD=y
331 CONFIG_RTE_LIBRTE_THUNDERX_NICVF_DEBUG_RX=n
332 CONFIG_RTE_LIBRTE_THUNDERX_NICVF_DEBUG_TX=n
335 # Compile burst-oriented Cavium LiquidIO PMD driver
337 CONFIG_RTE_LIBRTE_LIO_PMD=y
338 CONFIG_RTE_LIBRTE_LIO_DEBUG_RX=n
339 CONFIG_RTE_LIBRTE_LIO_DEBUG_TX=n
340 CONFIG_RTE_LIBRTE_LIO_DEBUG_MBOX=n
341 CONFIG_RTE_LIBRTE_LIO_DEBUG_REGS=n
344 # Compile burst-oriented Cavium OCTEONTX network PMD driver
346 CONFIG_RTE_LIBRTE_OCTEONTX_PMD=y
349 # Compile WRS accelerated virtual port (AVP) guest PMD driver
351 CONFIG_RTE_LIBRTE_AVP_PMD=n
352 CONFIG_RTE_LIBRTE_AVP_DEBUG_RX=n
353 CONFIG_RTE_LIBRTE_AVP_DEBUG_TX=n
354 CONFIG_RTE_LIBRTE_AVP_DEBUG_BUFFERS=n
357 # Compile burst-oriented VIRTIO PMD driver
359 CONFIG_RTE_LIBRTE_VIRTIO_PMD=y
360 CONFIG_RTE_LIBRTE_VIRTIO_DEBUG_RX=n
361 CONFIG_RTE_LIBRTE_VIRTIO_DEBUG_TX=n
362 CONFIG_RTE_LIBRTE_VIRTIO_DEBUG_DUMP=n
365 # Compile virtio device emulation inside virtio PMD driver
367 CONFIG_RTE_VIRTIO_USER=n
370 # Compile burst-oriented VMXNET3 PMD driver
372 CONFIG_RTE_LIBRTE_VMXNET3_PMD=y
373 CONFIG_RTE_LIBRTE_VMXNET3_DEBUG_RX=n
374 CONFIG_RTE_LIBRTE_VMXNET3_DEBUG_TX=n
375 CONFIG_RTE_LIBRTE_VMXNET3_DEBUG_TX_FREE=n
378 # Compile software PMD backed by AF_PACKET sockets (Linux only)
380 CONFIG_RTE_LIBRTE_PMD_AF_PACKET=n
383 # Compile link bonding PMD library
385 CONFIG_RTE_LIBRTE_PMD_BOND=y
386 CONFIG_RTE_LIBRTE_BOND_DEBUG_ALB=n
387 CONFIG_RTE_LIBRTE_BOND_DEBUG_ALB_L1=n
390 # Compile fail-safe PMD
392 CONFIG_RTE_LIBRTE_PMD_FAILSAFE=y
395 # Compile Marvell PMD driver
397 CONFIG_RTE_LIBRTE_MVPP2_PMD=n
400 # Compile virtual device driver for NetVSC on Hyper-V/Azure
402 CONFIG_RTE_LIBRTE_VDEV_NETVSC_PMD=n
407 CONFIG_RTE_LIBRTE_PMD_NULL=y
410 # Compile software PMD backed by PCAP files
412 CONFIG_RTE_LIBRTE_PMD_PCAP=n
415 # Compile example software rings based PMD
417 CONFIG_RTE_LIBRTE_PMD_RING=y
418 CONFIG_RTE_PMD_RING_MAX_RX_RINGS=16
419 CONFIG_RTE_PMD_RING_MAX_TX_RINGS=16
422 # Compile SOFTNIC PMD
424 CONFIG_RTE_LIBRTE_PMD_SOFTNIC=y
427 # Compile the TAP PMD
428 # It is enabled by default for Linux only.
430 CONFIG_RTE_LIBRTE_PMD_TAP=n
433 # Do prefetch of packet data within PMD driver receive function
435 CONFIG_RTE_PMD_PACKET_PREFETCH=y
437 # Compile generic wireless base band device library
438 # EXPERIMENTAL: API may change without prior notice
440 CONFIG_RTE_LIBRTE_BBDEV=y
441 CONFIG_RTE_BBDEV_MAX_DEVS=128
444 # Compile PMD for NULL bbdev device
446 CONFIG_RTE_LIBRTE_PMD_BBDEV_NULL=y
449 # Compile PMD for turbo software bbdev device
451 CONFIG_RTE_LIBRTE_PMD_BBDEV_TURBO_SW=n
454 # Compile generic crypto device library
456 CONFIG_RTE_LIBRTE_CRYPTODEV=y
457 CONFIG_RTE_LIBRTE_CRYPTODEV_DEBUG=n
458 CONFIG_RTE_CRYPTO_MAX_DEVS=64
461 # Compile PMD for ARMv8 Crypto device
463 CONFIG_RTE_LIBRTE_PMD_ARMV8_CRYPTO=n
464 CONFIG_RTE_LIBRTE_PMD_ARMV8_CRYPTO_DEBUG=n
467 # Compile NXP DPAA2 crypto sec driver for CAAM HW
469 CONFIG_RTE_LIBRTE_PMD_DPAA2_SEC=n
470 CONFIG_RTE_DPAA2_SEC_PMD_MAX_NB_SESSIONS=2048
473 # NXP DPAA caam - crypto driver
475 CONFIG_RTE_LIBRTE_PMD_DPAA_SEC=n
476 CONFIG_RTE_LIBRTE_DPAA_MAX_CRYPTODEV=4
477 CONFIG_RTE_DPAA_SEC_PMD_MAX_NB_SESSIONS=2048
480 # Compile PMD for QuickAssist based devices
482 CONFIG_RTE_LIBRTE_PMD_QAT=n
483 CONFIG_RTE_LIBRTE_PMD_QAT_DEBUG_INIT=n
484 CONFIG_RTE_LIBRTE_PMD_QAT_DEBUG_TX=n
485 CONFIG_RTE_LIBRTE_PMD_QAT_DEBUG_RX=n
486 CONFIG_RTE_LIBRTE_PMD_QAT_DEBUG_DRIVER=n
488 # Number of sessions to create in the session memory pool
489 # on a single QuickAssist device.
491 CONFIG_RTE_QAT_PMD_MAX_NB_SESSIONS=2048
494 # Compile PMD for virtio crypto devices
496 CONFIG_RTE_LIBRTE_PMD_VIRTIO_CRYPTO=y
498 # Number of maximum virtio crypto devices
500 CONFIG_RTE_MAX_VIRTIO_CRYPTO=32
502 # Number of sessions to create in the session memory pool
503 # on a single virtio crypto device.
505 CONFIG_RTE_VIRTIO_CRYPTO_PMD_MAX_NB_SESSIONS=1024
508 # Compile PMD for AESNI backed device
510 CONFIG_RTE_LIBRTE_PMD_AESNI_MB=n
511 CONFIG_RTE_LIBRTE_PMD_AESNI_MB_DEBUG=n
514 # Compile PMD for Software backed device
516 CONFIG_RTE_LIBRTE_PMD_OPENSSL=n
517 CONFIG_RTE_LIBRTE_PMD_OPENSSL_DEBUG=n
520 # Compile PMD for AESNI GCM device
522 CONFIG_RTE_LIBRTE_PMD_AESNI_GCM=n
523 CONFIG_RTE_LIBRTE_PMD_AESNI_GCM_DEBUG=n
526 # Compile PMD for SNOW 3G device
528 CONFIG_RTE_LIBRTE_PMD_SNOW3G=n
529 CONFIG_RTE_LIBRTE_PMD_SNOW3G_DEBUG=n
532 # Compile PMD for KASUMI device
534 CONFIG_RTE_LIBRTE_PMD_KASUMI=n
535 CONFIG_RTE_LIBRTE_PMD_KASUMI_DEBUG=n
538 # Compile PMD for ZUC device
540 CONFIG_RTE_LIBRTE_PMD_ZUC=n
541 CONFIG_RTE_LIBRTE_PMD_ZUC_DEBUG=n
544 # Compile PMD for Crypto Scheduler device
546 CONFIG_RTE_LIBRTE_PMD_CRYPTO_SCHEDULER=y
547 CONFIG_RTE_LIBRTE_PMD_CRYPTO_SCHEDULER_DEBUG=n
550 # Compile PMD for NULL Crypto device
552 CONFIG_RTE_LIBRTE_PMD_NULL_CRYPTO=y
555 # Compile PMD for AMD CCP crypto device
557 CONFIG_RTE_LIBRTE_PMD_CCP=n
558 CONFIG_RTE_LIBRTE_PMD_CCP_CPU_AUTH=n
561 # Compile PMD for Marvell Crypto device
563 CONFIG_RTE_LIBRTE_PMD_MRVL_CRYPTO=n
564 CONFIG_RTE_LIBRTE_PMD_MRVL_CRYPTO_DEBUG=n
567 # Compile generic security library
569 CONFIG_RTE_LIBRTE_SECURITY=y
572 # Compile generic event device library
574 CONFIG_RTE_LIBRTE_EVENTDEV=y
575 CONFIG_RTE_LIBRTE_EVENTDEV_DEBUG=n
576 CONFIG_RTE_EVENT_MAX_DEVS=16
577 CONFIG_RTE_EVENT_MAX_QUEUES_PER_DEV=64
578 CONFIG_RTE_EVENT_TIMER_ADAPTER_NUM_MAX=32
581 # Compile PMD for skeleton event device
583 CONFIG_RTE_LIBRTE_PMD_SKELETON_EVENTDEV=y
584 CONFIG_RTE_LIBRTE_PMD_SKELETON_EVENTDEV_DEBUG=n
587 # Compile PMD for software event device
589 CONFIG_RTE_LIBRTE_PMD_SW_EVENTDEV=y
592 # Compile PMD for octeontx sso event device
594 CONFIG_RTE_LIBRTE_PMD_OCTEONTX_SSOVF=y
597 # Compile PMD for OPDL event device
599 CONFIG_RTE_LIBRTE_PMD_OPDL_EVENTDEV=y
602 # Compile PMD for NXP DPAA event device
604 CONFIG_RTE_LIBRTE_PMD_DPAA_EVENTDEV=n
607 # Compile PMD for NXP DPAA2 event device
609 CONFIG_RTE_LIBRTE_PMD_DPAA2_EVENTDEV=n
612 # Compile raw device support
613 # EXPERIMENTAL: API may change without prior notice
615 CONFIG_RTE_LIBRTE_RAWDEV=y
616 CONFIG_RTE_RAWDEV_MAX_DEVS=10
617 CONFIG_RTE_LIBRTE_PMD_SKELETON_RAWDEV=y
620 # Compile librte_ring
622 CONFIG_RTE_LIBRTE_RING=y
623 CONFIG_RTE_RING_USE_C11_MEM_MODEL=n
626 # Compile librte_mempool
628 CONFIG_RTE_LIBRTE_MEMPOOL=y
629 CONFIG_RTE_MEMPOOL_CACHE_MAX_SIZE=512
630 CONFIG_RTE_LIBRTE_MEMPOOL_DEBUG=n
633 # Compile Mempool drivers
635 CONFIG_RTE_DRIVER_MEMPOOL_RING=y
636 CONFIG_RTE_DRIVER_MEMPOOL_STACK=y
639 # Compile PMD for octeontx fpa mempool device
641 CONFIG_RTE_LIBRTE_OCTEONTX_MEMPOOL=y
644 # Compile librte_mbuf
646 CONFIG_RTE_LIBRTE_MBUF=y
647 CONFIG_RTE_LIBRTE_MBUF_DEBUG=n
648 CONFIG_RTE_MBUF_DEFAULT_MEMPOOL_OPS="ring_mp_mc"
649 CONFIG_RTE_MBUF_REFCNT_ATOMIC=y
650 CONFIG_RTE_PKTMBUF_HEADROOM=128
653 # Compile librte_timer
655 CONFIG_RTE_LIBRTE_TIMER=y
656 CONFIG_RTE_LIBRTE_TIMER_DEBUG=n
659 # Compile librte_cfgfile
661 CONFIG_RTE_LIBRTE_CFGFILE=y
664 # Compile librte_cmdline
666 CONFIG_RTE_LIBRTE_CMDLINE=y
667 CONFIG_RTE_LIBRTE_CMDLINE_DEBUG=n
670 # Compile librte_hash
672 CONFIG_RTE_LIBRTE_HASH=y
673 CONFIG_RTE_LIBRTE_HASH_DEBUG=n
678 CONFIG_RTE_LIBRTE_EFD=y
681 # Compile librte_member
683 CONFIG_RTE_LIBRTE_MEMBER=y
686 # Compile librte_jobstats
688 CONFIG_RTE_LIBRTE_JOBSTATS=y
691 # Compile the device metrics library
693 CONFIG_RTE_LIBRTE_METRICS=y
696 # Compile the bitrate statistics library
698 CONFIG_RTE_LIBRTE_BITRATE=y
701 # Compile the latency statistics library
703 CONFIG_RTE_LIBRTE_LATENCY_STATS=y
708 CONFIG_RTE_LIBRTE_LPM=y
709 CONFIG_RTE_LIBRTE_LPM_DEBUG=n
714 CONFIG_RTE_LIBRTE_ACL=y
715 CONFIG_RTE_LIBRTE_ACL_DEBUG=n
718 # Compile librte_power
720 CONFIG_RTE_LIBRTE_POWER=n
721 CONFIG_RTE_LIBRTE_POWER_DEBUG=n
722 CONFIG_RTE_MAX_LCORE_FREQS=64
727 CONFIG_RTE_LIBRTE_NET=y
730 # Compile librte_ip_frag
732 CONFIG_RTE_LIBRTE_IP_FRAG=y
733 CONFIG_RTE_LIBRTE_IP_FRAG_DEBUG=n
734 CONFIG_RTE_LIBRTE_IP_FRAG_MAX_FRAG=4
735 CONFIG_RTE_LIBRTE_IP_FRAG_TBL_STAT=n
738 # Compile GRO library
740 CONFIG_RTE_LIBRTE_GRO=y
743 # Compile GSO library
745 CONFIG_RTE_LIBRTE_GSO=y
748 # Compile librte_meter
750 CONFIG_RTE_LIBRTE_METER=y
753 # Compile librte_classify
755 CONFIG_RTE_LIBRTE_FLOW_CLASSIFY=y
758 # Compile librte_sched
760 CONFIG_RTE_LIBRTE_SCHED=y
761 CONFIG_RTE_SCHED_DEBUG=n
762 CONFIG_RTE_SCHED_RED=n
763 CONFIG_RTE_SCHED_COLLECT_STATS=n
764 CONFIG_RTE_SCHED_SUBPORT_TC_OV=n
765 CONFIG_RTE_SCHED_PORT_N_GRINDERS=8
766 CONFIG_RTE_SCHED_VECTOR=n
769 # Compile the distributor library
771 CONFIG_RTE_LIBRTE_DISTRIBUTOR=y
774 # Compile the reorder library
776 CONFIG_RTE_LIBRTE_REORDER=y
779 # Compile librte_port
781 CONFIG_RTE_LIBRTE_PORT=y
782 CONFIG_RTE_PORT_STATS_COLLECT=n
783 CONFIG_RTE_PORT_PCAP=n
786 # Compile librte_table
788 CONFIG_RTE_LIBRTE_TABLE=y
789 CONFIG_RTE_TABLE_STATS_COLLECT=n
792 # Compile librte_pipeline
794 CONFIG_RTE_LIBRTE_PIPELINE=y
795 CONFIG_RTE_PIPELINE_STATS_COLLECT=n
800 CONFIG_RTE_LIBRTE_KNI=n
801 CONFIG_RTE_LIBRTE_PMD_KNI=n
802 CONFIG_RTE_KNI_KMOD=n
803 CONFIG_RTE_KNI_KMOD_ETHTOOL=n
804 CONFIG_RTE_KNI_PREEMPT_DEFAULT=y
807 # Compile the pdump library
809 CONFIG_RTE_LIBRTE_PDUMP=y
812 # Compile vhost user library
814 CONFIG_RTE_LIBRTE_VHOST=n
815 CONFIG_RTE_LIBRTE_VHOST_NUMA=n
816 CONFIG_RTE_LIBRTE_VHOST_DEBUG=n
820 # To compile, CONFIG_RTE_LIBRTE_VHOST should be enabled.
822 CONFIG_RTE_LIBRTE_PMD_VHOST=n
825 # Compile the test application
827 CONFIG_RTE_APP_TEST=y
828 CONFIG_RTE_APP_TEST_RESOURCE_TAR=n
831 # Compile the procinfo application
833 CONFIG_RTE_PROC_INFO=n
836 # Compile the PMD test application
838 CONFIG_RTE_TEST_PMD=y
839 CONFIG_RTE_TEST_PMD_RECORD_CORE_CYCLES=n
840 CONFIG_RTE_TEST_PMD_RECORD_BURST_STATS=n
843 # Compile the bbdev test application
845 CONFIG_RTE_TEST_BBDEV=y
848 # Compile the crypto performance application
850 CONFIG_RTE_APP_CRYPTO_PERF=y
853 # Compile the eventdev application
855 CONFIG_RTE_APP_EVENTDEV=y