3 # Copyright(c) 2010-2017 Intel Corporation. All rights reserved.
6 # Redistribution and use in source and binary forms, with or without
7 # modification, are permitted provided that the following conditions
10 # * Redistributions of source code must retain the above copyright
11 # notice, this list of conditions and the following disclaimer.
12 # * Redistributions in binary form must reproduce the above copyright
13 # notice, this list of conditions and the following disclaimer in
14 # the documentation and/or other materials provided with the
16 # * Neither the name of Intel Corporation nor the names of its
17 # contributors may be used to endorse or promote products derived
18 # from this software without specific prior written permission.
20 # THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS
21 # "AS IS" AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT
22 # LIMITED TO, THE IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR
23 # A PARTICULAR PURPOSE ARE DISCLAIMED. IN NO EVENT SHALL THE COPYRIGHT
24 # OWNER OR CONTRIBUTORS BE LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL,
25 # SPECIAL, EXEMPLARY, OR CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT
26 # LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES; LOSS OF USE,
27 # DATA, OR PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND ON ANY
28 # THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT
29 # (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE
30 # OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
34 # define executive environment
35 # RTE_EXEC_ENV values are the directories in mk/exec-env/
40 # define the architecture we compile for.
41 # RTE_ARCH values are the directories in mk/arch/
46 # machine can define specific variables or action for a specific board
47 # RTE_MACHINE values are the directories in mk/machine/
52 # The compiler we use.
53 # RTE_TOOLCHAIN values are the directories in mk/toolchain/
58 # Use intrinsics or assembly code for key routines
60 CONFIG_RTE_FORCE_INTRINSICS=n
63 # Machine forces strict alignment constraints.
65 CONFIG_RTE_ARCH_STRICT_ALIGN=n
68 # Compile to share library
70 CONFIG_RTE_BUILD_SHARED_LIB=n
73 # Use newest code breaking previous ABI
78 # Major ABI to overwrite library specific LIBABIVER
83 # Machine's cache line size
85 CONFIG_RTE_CACHE_LINE_SIZE=64
88 # Compile Environment Abstraction Layer
90 CONFIG_RTE_LIBRTE_EAL=y
91 CONFIG_RTE_MAX_LCORE=128
92 CONFIG_RTE_MAX_NUMA_NODES=8
93 CONFIG_RTE_MAX_MEMSEG=256
94 CONFIG_RTE_MAX_MEMZONE=2560
95 CONFIG_RTE_MAX_TAILQ=32
96 CONFIG_RTE_ENABLE_ASSERT=n
97 CONFIG_RTE_LOG_LEVEL=RTE_LOG_INFO
98 CONFIG_RTE_LOG_DP_LEVEL=RTE_LOG_INFO
99 CONFIG_RTE_LOG_HISTORY=256
100 CONFIG_RTE_BACKTRACE=y
101 CONFIG_RTE_LIBEAL_USE_HPET=n
102 CONFIG_RTE_EAL_ALLOW_INV_SOCKET_ID=n
103 CONFIG_RTE_EAL_ALWAYS_PANIC_ON_ERROR=n
104 CONFIG_RTE_EAL_IGB_UIO=n
105 CONFIG_RTE_EAL_VFIO=n
106 CONFIG_RTE_MALLOC_DEBUG=n
107 CONFIG_RTE_EAL_NUMA_AWARE_HUGEPAGES=n
110 # Recognize/ignore the AVX/AVX512 CPU flags for performance/power testing.
111 # AVX512 is marked as experimental for now, will enable it after enough
112 # field test and possible optimization.
114 CONFIG_RTE_ENABLE_AVX=y
115 CONFIG_RTE_ENABLE_AVX512=n
117 # Default driver path (or "" to disable)
118 CONFIG_RTE_EAL_PMD_PATH=""
121 # Compile Environment Abstraction Layer to support Vmware TSC map
123 CONFIG_RTE_LIBRTE_EAL_VMWARE_TSC_MAP_SUPPORT=y
126 # Compile the PCI library
128 CONFIG_RTE_LIBRTE_PCI=y
131 # Compile the argument parser library
133 CONFIG_RTE_LIBRTE_KVARGS=y
136 # Compile generic ethernet library
138 CONFIG_RTE_LIBRTE_ETHER=y
139 CONFIG_RTE_LIBRTE_ETHDEV_DEBUG=n
140 CONFIG_RTE_MAX_ETHPORTS=32
141 CONFIG_RTE_MAX_QUEUES_PER_PORT=1024
142 CONFIG_RTE_LIBRTE_IEEE1588=n
143 CONFIG_RTE_ETHDEV_QUEUE_STAT_CNTRS=16
144 CONFIG_RTE_ETHDEV_RXTX_CALLBACKS=y
145 CONFIG_RTE_ETHDEV_PROFILE_ITT_WASTED_RX_ITERATIONS=n
148 # Turn off Tx preparation stage
150 # Warning: rte_eth_tx_prepare() can be safely disabled only if using a
151 # driver which do not implement any Tx preparation.
153 CONFIG_RTE_ETHDEV_TX_PREPARE_NOOP=n
156 # Compile PCI bus driver
158 CONFIG_RTE_LIBRTE_PCI_BUS=y
161 # Compile the vdev bus
163 CONFIG_RTE_LIBRTE_VDEV_BUS=y
166 # Compile burst-oriented Amazon ENA PMD driver
168 CONFIG_RTE_LIBRTE_ENA_PMD=y
169 CONFIG_RTE_LIBRTE_ENA_DEBUG_RX=n
170 CONFIG_RTE_LIBRTE_ENA_DEBUG_TX=n
171 CONFIG_RTE_LIBRTE_ENA_DEBUG_TX_FREE=n
172 CONFIG_RTE_LIBRTE_ENA_DEBUG_DRIVER=n
173 CONFIG_RTE_LIBRTE_ENA_COM_DEBUG=n
176 # Compile burst-oriented IGB & EM PMD drivers
178 CONFIG_RTE_LIBRTE_EM_PMD=y
179 CONFIG_RTE_LIBRTE_IGB_PMD=y
180 CONFIG_RTE_LIBRTE_E1000_DEBUG_INIT=n
181 CONFIG_RTE_LIBRTE_E1000_DEBUG_RX=n
182 CONFIG_RTE_LIBRTE_E1000_DEBUG_TX=n
183 CONFIG_RTE_LIBRTE_E1000_DEBUG_TX_FREE=n
184 CONFIG_RTE_LIBRTE_E1000_DEBUG_DRIVER=n
185 CONFIG_RTE_LIBRTE_E1000_PF_DISABLE_STRIP_CRC=n
188 # Compile burst-oriented IXGBE PMD driver
190 CONFIG_RTE_LIBRTE_IXGBE_PMD=y
191 CONFIG_RTE_LIBRTE_IXGBE_DEBUG_RX=n
192 CONFIG_RTE_LIBRTE_IXGBE_DEBUG_TX=n
193 CONFIG_RTE_LIBRTE_IXGBE_DEBUG_TX_FREE=n
194 CONFIG_RTE_LIBRTE_IXGBE_PF_DISABLE_STRIP_CRC=n
195 CONFIG_RTE_IXGBE_INC_VECTOR=y
196 CONFIG_RTE_LIBRTE_IXGBE_BYPASS=n
199 # Compile burst-oriented I40E PMD driver
201 CONFIG_RTE_LIBRTE_I40E_PMD=y
202 CONFIG_RTE_LIBRTE_I40E_DEBUG_RX=n
203 CONFIG_RTE_LIBRTE_I40E_DEBUG_TX=n
204 CONFIG_RTE_LIBRTE_I40E_DEBUG_TX_FREE=n
205 CONFIG_RTE_LIBRTE_I40E_RX_ALLOW_BULK_ALLOC=y
206 CONFIG_RTE_LIBRTE_I40E_INC_VECTOR=y
207 CONFIG_RTE_LIBRTE_I40E_16BYTE_RX_DESC=n
208 CONFIG_RTE_LIBRTE_I40E_QUEUE_NUM_PER_PF=64
209 CONFIG_RTE_LIBRTE_I40E_QUEUE_NUM_PER_VF=4
210 CONFIG_RTE_LIBRTE_I40E_QUEUE_NUM_PER_VM=4
211 # interval up to 8160 us, aligned to 2 (or default value)
212 CONFIG_RTE_LIBRTE_I40E_ITR_INTERVAL=-1
215 # Compile burst-oriented FM10K PMD
217 CONFIG_RTE_LIBRTE_FM10K_PMD=y
218 CONFIG_RTE_LIBRTE_FM10K_DEBUG_INIT=n
219 CONFIG_RTE_LIBRTE_FM10K_DEBUG_RX=n
220 CONFIG_RTE_LIBRTE_FM10K_DEBUG_TX=n
221 CONFIG_RTE_LIBRTE_FM10K_DEBUG_TX_FREE=n
222 CONFIG_RTE_LIBRTE_FM10K_DEBUG_DRIVER=n
223 CONFIG_RTE_LIBRTE_FM10K_RX_OLFLAGS_ENABLE=y
224 CONFIG_RTE_LIBRTE_FM10K_INC_VECTOR=y
227 # Compile burst-oriented Mellanox ConnectX-3 (MLX4) PMD
229 CONFIG_RTE_LIBRTE_MLX4_PMD=n
230 CONFIG_RTE_LIBRTE_MLX4_DEBUG=n
231 CONFIG_RTE_LIBRTE_MLX4_TX_MP_CACHE=8
234 # Compile burst-oriented Mellanox ConnectX-4 & ConnectX-5 (MLX5) PMD
236 CONFIG_RTE_LIBRTE_MLX5_PMD=n
237 CONFIG_RTE_LIBRTE_MLX5_DEBUG=n
238 CONFIG_RTE_LIBRTE_MLX5_TX_MP_CACHE=8
241 # Compile burst-oriented Broadcom PMD driver
243 CONFIG_RTE_LIBRTE_BNX2X_PMD=n
244 CONFIG_RTE_LIBRTE_BNX2X_DEBUG_RX=n
245 CONFIG_RTE_LIBRTE_BNX2X_DEBUG_TX=n
246 CONFIG_RTE_LIBRTE_BNX2X_MF_SUPPORT=n
247 CONFIG_RTE_LIBRTE_BNX2X_DEBUG_PERIODIC=n
250 # Compile burst-oriented Chelsio Terminator (CXGBE) PMD
252 CONFIG_RTE_LIBRTE_CXGBE_PMD=y
253 CONFIG_RTE_LIBRTE_CXGBE_DEBUG=n
254 CONFIG_RTE_LIBRTE_CXGBE_DEBUG_REG=n
255 CONFIG_RTE_LIBRTE_CXGBE_DEBUG_MBOX=n
256 CONFIG_RTE_LIBRTE_CXGBE_DEBUG_TX=n
257 CONFIG_RTE_LIBRTE_CXGBE_DEBUG_RX=n
258 CONFIG_RTE_LIBRTE_CXGBE_TPUT=y
261 # Compile burst-oriented Cisco ENIC PMD driver
263 CONFIG_RTE_LIBRTE_ENIC_PMD=y
264 CONFIG_RTE_LIBRTE_ENIC_DEBUG=n
265 CONFIG_RTE_LIBRTE_ENIC_DEBUG_FLOW=n
268 # Compile burst-oriented Netronome NFP PMD driver
270 CONFIG_RTE_LIBRTE_NFP_PMD=n
271 CONFIG_RTE_LIBRTE_NFP_DEBUG=n
274 # Compile Marvell PMD driver
276 CONFIG_RTE_LIBRTE_MRVL_PMD=n
279 # Compile burst-oriented Broadcom BNXT PMD driver
281 CONFIG_RTE_LIBRTE_BNXT_PMD=y
284 # Compile burst-oriented Solarflare libefx-based PMD
286 CONFIG_RTE_LIBRTE_SFC_EFX_PMD=y
287 CONFIG_RTE_LIBRTE_SFC_EFX_DEBUG=n
290 # Compile SOFTNIC PMD
292 CONFIG_RTE_LIBRTE_PMD_SOFTNIC=y
295 # Compile software PMD backed by SZEDATA2 device
297 CONFIG_RTE_LIBRTE_PMD_SZEDATA2=n
299 # Defines firmware type address space.
300 # See documentation for supported values.
301 # Other values raise compile time error.
302 CONFIG_RTE_LIBRTE_PMD_SZEDATA2_AS=0
305 # Compile burst-oriented Cavium Thunderx NICVF PMD driver
307 CONFIG_RTE_LIBRTE_THUNDERX_NICVF_PMD=y
308 CONFIG_RTE_LIBRTE_THUNDERX_NICVF_DEBUG_INIT=n
309 CONFIG_RTE_LIBRTE_THUNDERX_NICVF_DEBUG_RX=n
310 CONFIG_RTE_LIBRTE_THUNDERX_NICVF_DEBUG_TX=n
311 CONFIG_RTE_LIBRTE_THUNDERX_NICVF_DEBUG_DRIVER=n
312 CONFIG_RTE_LIBRTE_THUNDERX_NICVF_DEBUG_MBOX=n
315 # Compile burst-oriented Cavium LiquidIO PMD driver
317 CONFIG_RTE_LIBRTE_LIO_PMD=y
318 CONFIG_RTE_LIBRTE_LIO_DEBUG_DRIVER=n
319 CONFIG_RTE_LIBRTE_LIO_DEBUG_INIT=n
320 CONFIG_RTE_LIBRTE_LIO_DEBUG_RX=n
321 CONFIG_RTE_LIBRTE_LIO_DEBUG_TX=n
322 CONFIG_RTE_LIBRTE_LIO_DEBUG_MBOX=n
323 CONFIG_RTE_LIBRTE_LIO_DEBUG_REGS=n
326 CONFIG_RTE_LIBRTE_DPAA_BUS=n
327 CONFIG_RTE_LIBRTE_DPAA_MEMPOOL=n
328 CONFIG_RTE_LIBRTE_DPAA_PMD=n
331 # Compile burst-oriented Cavium OCTEONTX network PMD driver
333 CONFIG_RTE_LIBRTE_OCTEONTX_PMD=y
334 CONFIG_RTE_LIBRTE_OCTEONTX_DEBUG_INIT=n
335 CONFIG_RTE_LIBRTE_OCTEONTX_DEBUG_RX=n
336 CONFIG_RTE_LIBRTE_OCTEONTX_DEBUG_TX=n
337 CONFIG_RTE_LIBRTE_OCTEONTX_DEBUG_DRIVER=n
338 CONFIG_RTE_LIBRTE_OCTEONTX_DEBUG_MBOX=n
341 # Compile NXP DPAA2 FSL-MC Bus
343 CONFIG_RTE_LIBRTE_FSLMC_BUS=n
346 # Compile Support Libraries for NXP DPAA2
348 CONFIG_RTE_LIBRTE_DPAA2_MEMPOOL=n
349 CONFIG_RTE_LIBRTE_DPAA2_USE_PHYS_IOVA=y
352 # Compile burst-oriented NXP DPAA2 PMD driver
354 CONFIG_RTE_LIBRTE_DPAA2_PMD=n
355 CONFIG_RTE_LIBRTE_DPAA2_DEBUG_INIT=n
356 CONFIG_RTE_LIBRTE_DPAA2_DEBUG_DRIVER=n
357 CONFIG_RTE_LIBRTE_DPAA2_DEBUG_RX=n
358 CONFIG_RTE_LIBRTE_DPAA2_DEBUG_TX=n
359 CONFIG_RTE_LIBRTE_DPAA2_DEBUG_TX_FREE=n
362 # Compile burst-oriented VIRTIO PMD driver
364 CONFIG_RTE_LIBRTE_VIRTIO_PMD=y
365 CONFIG_RTE_LIBRTE_VIRTIO_DEBUG_INIT=n
366 CONFIG_RTE_LIBRTE_VIRTIO_DEBUG_RX=n
367 CONFIG_RTE_LIBRTE_VIRTIO_DEBUG_TX=n
368 CONFIG_RTE_LIBRTE_VIRTIO_DEBUG_DRIVER=n
369 CONFIG_RTE_LIBRTE_VIRTIO_DEBUG_DUMP=n
372 # Compile virtio device emulation inside virtio PMD driver
374 CONFIG_RTE_VIRTIO_USER=n
377 # Compile burst-oriented VMXNET3 PMD driver
379 CONFIG_RTE_LIBRTE_VMXNET3_PMD=y
380 CONFIG_RTE_LIBRTE_VMXNET3_DEBUG_RX=n
381 CONFIG_RTE_LIBRTE_VMXNET3_DEBUG_TX=n
382 CONFIG_RTE_LIBRTE_VMXNET3_DEBUG_TX_FREE=n
385 # Compile example software rings based PMD
387 CONFIG_RTE_LIBRTE_PMD_RING=y
388 CONFIG_RTE_PMD_RING_MAX_RX_RINGS=16
389 CONFIG_RTE_PMD_RING_MAX_TX_RINGS=16
392 # Compile software PMD backed by PCAP files
394 CONFIG_RTE_LIBRTE_PMD_PCAP=n
397 # Compile link bonding PMD library
399 CONFIG_RTE_LIBRTE_PMD_BOND=y
400 CONFIG_RTE_LIBRTE_BOND_DEBUG_ALB=n
401 CONFIG_RTE_LIBRTE_BOND_DEBUG_ALB_L1=n
403 # QLogic 10G/25G/40G/50G/100G PMD
405 CONFIG_RTE_LIBRTE_QEDE_PMD=y
406 CONFIG_RTE_LIBRTE_QEDE_DEBUG_INIT=n
407 CONFIG_RTE_LIBRTE_QEDE_DEBUG_INFO=n
408 CONFIG_RTE_LIBRTE_QEDE_DEBUG_DRIVER=n
409 CONFIG_RTE_LIBRTE_QEDE_DEBUG_TX=n
410 CONFIG_RTE_LIBRTE_QEDE_DEBUG_RX=n
411 CONFIG_RTE_LIBRTE_QEDE_VF_TX_SWITCH=y
412 #Provides abs path/name of the firmware file.
413 #Empty string denotes driver will use default firmware
414 CONFIG_RTE_LIBRTE_QEDE_FW=""
417 # Compile software PMD backed by AF_PACKET sockets (Linux only)
419 CONFIG_RTE_LIBRTE_PMD_AF_PACKET=n
424 CONFIG_RTE_LIBRTE_ARK_PMD=y
425 CONFIG_RTE_LIBRTE_ARK_PAD_TX=y
426 CONFIG_RTE_LIBRTE_ARK_DEBUG_RX=n
427 CONFIG_RTE_LIBRTE_ARK_DEBUG_TX=n
428 CONFIG_RTE_LIBRTE_ARK_DEBUG_STATS=n
429 CONFIG_RTE_LIBRTE_ARK_DEBUG_TRACE=n
432 # Compile WRS accelerated virtual port (AVP) guest PMD driver
434 CONFIG_RTE_LIBRTE_AVP_PMD=n
435 CONFIG_RTE_LIBRTE_AVP_DEBUG_RX=n
436 CONFIG_RTE_LIBRTE_AVP_DEBUG_TX=n
437 CONFIG_RTE_LIBRTE_AVP_DEBUG_BUFFERS=n
440 # Compile the TAP PMD
441 # It is enabled by default for Linux only.
443 CONFIG_RTE_LIBRTE_PMD_TAP=n
448 CONFIG_RTE_LIBRTE_PMD_NULL=y
451 # Compile fail-safe PMD
453 CONFIG_RTE_LIBRTE_PMD_FAILSAFE=y
456 # Do prefetch of packet data within PMD driver receive function
458 CONFIG_RTE_PMD_PACKET_PREFETCH=y
461 # Compile generic crypto device library
463 CONFIG_RTE_LIBRTE_CRYPTODEV=y
464 CONFIG_RTE_LIBRTE_CRYPTODEV_DEBUG=n
465 CONFIG_RTE_CRYPTO_MAX_DEVS=64
466 CONFIG_RTE_CRYPTODEV_NAME_LEN=64
469 # Compile PMD for ARMv8 Crypto device
471 CONFIG_RTE_LIBRTE_PMD_ARMV8_CRYPTO=n
472 CONFIG_RTE_LIBRTE_PMD_ARMV8_CRYPTO_DEBUG=n
475 # Compile NXP DPAA2 crypto sec driver for CAAM HW
477 CONFIG_RTE_LIBRTE_PMD_DPAA2_SEC=n
478 CONFIG_RTE_LIBRTE_DPAA2_SEC_DEBUG_INIT=n
479 CONFIG_RTE_LIBRTE_DPAA2_SEC_DEBUG_DRIVER=n
480 CONFIG_RTE_LIBRTE_DPAA2_SEC_DEBUG_RX=n
483 # NXP DPAA caam - crypto driver
485 CONFIG_RTE_LIBRTE_PMD_DPAA_SEC=n
486 CONFIG_RTE_LIBRTE_DPAA_SEC_DEBUG_INIT=n
487 CONFIG_RTE_LIBRTE_DPAA_SEC_DEBUG_DRIVER=n
488 CONFIG_RTE_LIBRTE_DPAA_SEC_DEBUG_RX=n
491 # Compile PMD for QuickAssist based devices
493 CONFIG_RTE_LIBRTE_PMD_QAT=n
494 CONFIG_RTE_LIBRTE_PMD_QAT_DEBUG_INIT=n
495 CONFIG_RTE_LIBRTE_PMD_QAT_DEBUG_TX=n
496 CONFIG_RTE_LIBRTE_PMD_QAT_DEBUG_RX=n
497 CONFIG_RTE_LIBRTE_PMD_QAT_DEBUG_DRIVER=n
499 # Number of sessions to create in the session memory pool
500 # on a single QuickAssist device.
502 CONFIG_RTE_QAT_PMD_MAX_NB_SESSIONS=2048
505 # Compile PMD for AESNI backed device
507 CONFIG_RTE_LIBRTE_PMD_AESNI_MB=n
508 CONFIG_RTE_LIBRTE_PMD_AESNI_MB_DEBUG=n
511 # Compile PMD for Software backed device
513 CONFIG_RTE_LIBRTE_PMD_OPENSSL=n
514 CONFIG_RTE_LIBRTE_PMD_OPENSSL_DEBUG=n
517 # Compile PMD for AESNI GCM device
519 CONFIG_RTE_LIBRTE_PMD_AESNI_GCM=n
520 CONFIG_RTE_LIBRTE_PMD_AESNI_GCM_DEBUG=n
523 # Compile PMD for SNOW 3G device
525 CONFIG_RTE_LIBRTE_PMD_SNOW3G=n
526 CONFIG_RTE_LIBRTE_PMD_SNOW3G_DEBUG=n
529 # Compile PMD for KASUMI device
531 CONFIG_RTE_LIBRTE_PMD_KASUMI=n
532 CONFIG_RTE_LIBRTE_PMD_KASUMI_DEBUG=n
535 # Compile PMD for ZUC device
537 CONFIG_RTE_LIBRTE_PMD_ZUC=n
538 CONFIG_RTE_LIBRTE_PMD_ZUC_DEBUG=n
541 # Compile PMD for Crypto Scheduler device
543 CONFIG_RTE_LIBRTE_PMD_CRYPTO_SCHEDULER=y
544 CONFIG_RTE_LIBRTE_PMD_CRYPTO_SCHEDULER_DEBUG=n
547 # Compile PMD for NULL Crypto device
549 CONFIG_RTE_LIBRTE_PMD_NULL_CRYPTO=y
552 # Compile PMD for Marvell Crypto device
554 CONFIG_RTE_LIBRTE_PMD_MRVL_CRYPTO=n
555 CONFIG_RTE_LIBRTE_PMD_MRVL_CRYPTO_DEBUG=n
558 # Compile generic security library
560 CONFIG_RTE_LIBRTE_SECURITY=y
563 # Compile generic event device library
565 CONFIG_RTE_LIBRTE_EVENTDEV=y
566 CONFIG_RTE_LIBRTE_EVENTDEV_DEBUG=n
567 CONFIG_RTE_EVENT_MAX_DEVS=16
568 CONFIG_RTE_EVENT_MAX_QUEUES_PER_DEV=64
571 # Compile PMD for skeleton event device
573 CONFIG_RTE_LIBRTE_PMD_SKELETON_EVENTDEV=y
574 CONFIG_RTE_LIBRTE_PMD_SKELETON_EVENTDEV_DEBUG=n
577 # Compile PMD for software event device
579 CONFIG_RTE_LIBRTE_PMD_SW_EVENTDEV=y
580 CONFIG_RTE_LIBRTE_PMD_SW_EVENTDEV_DEBUG=n
583 # Compile PMD for octeontx sso event device
585 CONFIG_RTE_LIBRTE_PMD_OCTEONTX_SSOVF=y
586 CONFIG_RTE_LIBRTE_PMD_OCTEONTX_SSOVF_DEBUG=n
589 # Compile librte_ring
591 CONFIG_RTE_LIBRTE_RING=y
594 # Compile librte_mempool
596 CONFIG_RTE_LIBRTE_MEMPOOL=y
597 CONFIG_RTE_MEMPOOL_CACHE_MAX_SIZE=512
598 CONFIG_RTE_LIBRTE_MEMPOOL_DEBUG=n
601 # Compile Mempool drivers
603 CONFIG_RTE_DRIVER_MEMPOOL_RING=y
604 CONFIG_RTE_DRIVER_MEMPOOL_STACK=y
607 # Compile PMD for octeontx fpa mempool device
609 CONFIG_RTE_LIBRTE_OCTEONTX_MEMPOOL=y
610 CONFIG_RTE_LIBRTE_OCTEONTX_MEMPOOL_DEBUG=n
613 # Compile librte_mbuf
615 CONFIG_RTE_LIBRTE_MBUF=y
616 CONFIG_RTE_LIBRTE_MBUF_DEBUG=n
617 CONFIG_RTE_MBUF_DEFAULT_MEMPOOL_OPS="ring_mp_mc"
618 CONFIG_RTE_MBUF_REFCNT_ATOMIC=y
619 CONFIG_RTE_PKTMBUF_HEADROOM=128
622 # Compile librte_timer
624 CONFIG_RTE_LIBRTE_TIMER=y
625 CONFIG_RTE_LIBRTE_TIMER_DEBUG=n
628 # Compile librte_cfgfile
630 CONFIG_RTE_LIBRTE_CFGFILE=y
633 # Compile librte_cmdline
635 CONFIG_RTE_LIBRTE_CMDLINE=y
636 CONFIG_RTE_LIBRTE_CMDLINE_DEBUG=n
639 # Compile librte_hash
641 CONFIG_RTE_LIBRTE_HASH=y
642 CONFIG_RTE_LIBRTE_HASH_DEBUG=n
647 CONFIG_RTE_LIBRTE_EFD=y
650 # Compile librte_member
652 CONFIG_RTE_LIBRTE_MEMBER=y
655 # Compile librte_jobstats
657 CONFIG_RTE_LIBRTE_JOBSTATS=y
660 # Compile the device metrics library
662 CONFIG_RTE_LIBRTE_METRICS=y
665 # Compile the bitrate statistics library
667 CONFIG_RTE_LIBRTE_BITRATE=y
670 # Compile the latency statistics library
672 CONFIG_RTE_LIBRTE_LATENCY_STATS=y
677 CONFIG_RTE_LIBRTE_LPM=y
678 CONFIG_RTE_LIBRTE_LPM_DEBUG=n
683 CONFIG_RTE_LIBRTE_ACL=y
684 CONFIG_RTE_LIBRTE_ACL_DEBUG=n
687 # Compile librte_power
689 CONFIG_RTE_LIBRTE_POWER=n
690 CONFIG_RTE_LIBRTE_POWER_DEBUG=n
691 CONFIG_RTE_MAX_LCORE_FREQS=64
696 CONFIG_RTE_LIBRTE_NET=y
699 # Compile librte_ip_frag
701 CONFIG_RTE_LIBRTE_IP_FRAG=y
702 CONFIG_RTE_LIBRTE_IP_FRAG_DEBUG=n
703 CONFIG_RTE_LIBRTE_IP_FRAG_MAX_FRAG=4
704 CONFIG_RTE_LIBRTE_IP_FRAG_TBL_STAT=n
707 # Compile GRO library
709 CONFIG_RTE_LIBRTE_GRO=y
712 # Compile GSO library
714 CONFIG_RTE_LIBRTE_GSO=y
717 # Compile librte_meter
719 CONFIG_RTE_LIBRTE_METER=y
722 # Compile librte_classify
724 CONFIG_RTE_LIBRTE_FLOW_CLASSIFY=y
727 # Compile librte_sched
729 CONFIG_RTE_LIBRTE_SCHED=y
730 CONFIG_RTE_SCHED_DEBUG=n
731 CONFIG_RTE_SCHED_RED=n
732 CONFIG_RTE_SCHED_COLLECT_STATS=n
733 CONFIG_RTE_SCHED_SUBPORT_TC_OV=n
734 CONFIG_RTE_SCHED_PORT_N_GRINDERS=8
735 CONFIG_RTE_SCHED_VECTOR=n
738 # Compile the distributor library
740 CONFIG_RTE_LIBRTE_DISTRIBUTOR=y
743 # Compile the reorder library
745 CONFIG_RTE_LIBRTE_REORDER=y
748 # Compile librte_port
750 CONFIG_RTE_LIBRTE_PORT=y
751 CONFIG_RTE_PORT_STATS_COLLECT=n
752 CONFIG_RTE_PORT_PCAP=n
755 # Compile librte_table
757 CONFIG_RTE_LIBRTE_TABLE=y
758 CONFIG_RTE_TABLE_STATS_COLLECT=n
761 # Compile librte_pipeline
763 CONFIG_RTE_LIBRTE_PIPELINE=y
764 CONFIG_RTE_PIPELINE_STATS_COLLECT=n
769 CONFIG_RTE_LIBRTE_KNI=n
770 CONFIG_RTE_LIBRTE_PMD_KNI=n
771 CONFIG_RTE_KNI_KMOD=n
772 CONFIG_RTE_KNI_KMOD_ETHTOOL=n
773 CONFIG_RTE_KNI_PREEMPT_DEFAULT=y
776 # Compile the pdump library
778 CONFIG_RTE_LIBRTE_PDUMP=y
781 # Compile vhost user library
783 CONFIG_RTE_LIBRTE_VHOST=n
784 CONFIG_RTE_LIBRTE_VHOST_NUMA=n
785 CONFIG_RTE_LIBRTE_VHOST_DEBUG=n
789 # To compile, CONFIG_RTE_LIBRTE_VHOST should be enabled.
791 CONFIG_RTE_LIBRTE_PMD_VHOST=n
794 # Compile the test application
796 CONFIG_RTE_APP_TEST=y
797 CONFIG_RTE_APP_TEST_RESOURCE_TAR=n
800 # Compile the PMD test application
802 CONFIG_RTE_TEST_PMD=y
803 CONFIG_RTE_TEST_PMD_RECORD_CORE_CYCLES=n
804 CONFIG_RTE_TEST_PMD_RECORD_BURST_STATS=n
807 # Compile the crypto performance application
809 CONFIG_RTE_APP_CRYPTO_PERF=y
812 # Compile the eventdev application
814 CONFIG_RTE_APP_EVENTDEV=y