1 # SPDX-License-Identifier: BSD-3-Clause
2 # Copyright(c) 2010-2017 Intel Corporation
5 # define executive environment
6 # RTE_EXEC_ENV values are the directories in mk/exec-env/
11 # define the architecture we compile for.
12 # RTE_ARCH values are the directories in mk/arch/
17 # machine can define specific variables or action for a specific board
18 # RTE_MACHINE values are the directories in mk/machine/
23 # The compiler we use.
24 # RTE_TOOLCHAIN values are the directories in mk/toolchain/
29 # Use intrinsics or assembly code for key routines
31 CONFIG_RTE_FORCE_INTRINSICS=n
34 # Machine forces strict alignment constraints.
36 CONFIG_RTE_ARCH_STRICT_ALIGN=n
39 # Compile to share library
41 CONFIG_RTE_BUILD_SHARED_LIB=n
44 # Use newest code breaking previous ABI
49 # Major ABI to overwrite library specific LIBABIVER
54 # Machine's cache line size
56 CONFIG_RTE_CACHE_LINE_SIZE=64
61 CONFIG_RTE_USE_C11_MEM_MODEL=n
64 # Compile Environment Abstraction Layer
66 CONFIG_RTE_LIBRTE_EAL=y
67 CONFIG_RTE_MAX_LCORE=128
68 CONFIG_RTE_MAX_NUMA_NODES=8
69 CONFIG_RTE_MAX_HEAPS=32
70 CONFIG_RTE_MAX_MEMSEG_LISTS=64
71 # each memseg list will be limited to either RTE_MAX_MEMSEG_PER_LIST pages
72 # or RTE_MAX_MEM_MB_PER_LIST megabytes worth of memory, whichever is smaller
73 CONFIG_RTE_MAX_MEMSEG_PER_LIST=8192
74 CONFIG_RTE_MAX_MEM_MB_PER_LIST=32768
75 # a "type" is a combination of page size and NUMA node. total number of memseg
76 # lists per type will be limited to either RTE_MAX_MEMSEG_PER_TYPE pages (split
77 # over multiple lists of RTE_MAX_MEMSEG_PER_LIST pages), or
78 # RTE_MAX_MEM_MB_PER_TYPE megabytes of memory (split over multiple lists of
79 # RTE_MAX_MEM_MB_PER_LIST), whichever is smaller
80 CONFIG_RTE_MAX_MEMSEG_PER_TYPE=32768
81 CONFIG_RTE_MAX_MEM_MB_PER_TYPE=131072
82 # global maximum usable amount of VA, in megabytes
83 CONFIG_RTE_MAX_MEM_MB=524288
84 CONFIG_RTE_MAX_MEMZONE=2560
85 CONFIG_RTE_MAX_TAILQ=32
86 CONFIG_RTE_ENABLE_ASSERT=n
87 CONFIG_RTE_LOG_DP_LEVEL=RTE_LOG_INFO
88 CONFIG_RTE_LOG_HISTORY=256
89 CONFIG_RTE_BACKTRACE=y
90 CONFIG_RTE_LIBEAL_USE_HPET=n
91 CONFIG_RTE_EAL_ALLOW_INV_SOCKET_ID=n
92 CONFIG_RTE_EAL_ALWAYS_PANIC_ON_ERROR=n
93 CONFIG_RTE_EAL_IGB_UIO=n
95 CONFIG_RTE_MAX_VFIO_GROUPS=64
96 CONFIG_RTE_MAX_VFIO_CONTAINERS=64
97 CONFIG_RTE_MALLOC_DEBUG=n
98 CONFIG_RTE_EAL_NUMA_AWARE_HUGEPAGES=n
99 CONFIG_RTE_USE_LIBBSD=n
102 # Recognize/ignore the AVX/AVX512 CPU flags for performance/power testing.
103 # AVX512 is marked as experimental for now, will enable it after enough
104 # field test and possible optimization.
106 CONFIG_RTE_ENABLE_AVX=y
107 CONFIG_RTE_ENABLE_AVX512=n
109 # Default driver path (or "" to disable)
110 CONFIG_RTE_EAL_PMD_PATH=""
113 # Compile Environment Abstraction Layer to support Vmware TSC map
115 CONFIG_RTE_LIBRTE_EAL_VMWARE_TSC_MAP_SUPPORT=y
118 # Compile the PCI library
120 CONFIG_RTE_LIBRTE_PCI=y
123 # Compile the argument parser library
125 CONFIG_RTE_LIBRTE_KVARGS=y
128 # Compile generic ethernet library
130 CONFIG_RTE_LIBRTE_ETHER=y
131 CONFIG_RTE_LIBRTE_ETHDEV_DEBUG=n
132 CONFIG_RTE_MAX_ETHPORTS=32
133 CONFIG_RTE_MAX_QUEUES_PER_PORT=1024
134 CONFIG_RTE_LIBRTE_IEEE1588=n
135 CONFIG_RTE_ETHDEV_QUEUE_STAT_CNTRS=16
136 CONFIG_RTE_ETHDEV_RXTX_CALLBACKS=y
137 CONFIG_RTE_ETHDEV_PROFILE_WITH_VTUNE=n
140 # Turn off Tx preparation stage
142 # Warning: rte_eth_tx_prepare() can be safely disabled only if using a
143 # driver which do not implement any Tx preparation.
145 CONFIG_RTE_ETHDEV_TX_PREPARE_NOOP=n
148 # Common libraries, before Bus/PMDs
150 CONFIG_RTE_LIBRTE_COMMON_DPAAX=n
153 # Compile the Intel FPGA bus
155 CONFIG_RTE_LIBRTE_IFPGA_BUS=y
158 # Compile PCI bus driver
160 CONFIG_RTE_LIBRTE_PCI_BUS=y
163 # Compile the vdev bus
165 CONFIG_RTE_LIBRTE_VDEV_BUS=y
170 CONFIG_RTE_LIBRTE_ARK_PMD=y
171 CONFIG_RTE_LIBRTE_ARK_PAD_TX=y
172 CONFIG_RTE_LIBRTE_ARK_DEBUG_RX=n
173 CONFIG_RTE_LIBRTE_ARK_DEBUG_TX=n
174 CONFIG_RTE_LIBRTE_ARK_DEBUG_STATS=n
175 CONFIG_RTE_LIBRTE_ARK_DEBUG_TRACE=n
178 # Compile Aquantia Atlantic PMD driver
180 CONFIG_RTE_LIBRTE_ATLANTIC_PMD=y
185 CONFIG_RTE_LIBRTE_AXGBE_PMD=y
186 CONFIG_RTE_LIBRTE_AXGBE_PMD_DEBUG=n
189 # Compile burst-oriented Broadcom PMD driver
191 CONFIG_RTE_LIBRTE_BNX2X_PMD=n
192 CONFIG_RTE_LIBRTE_BNX2X_DEBUG_RX=n
193 CONFIG_RTE_LIBRTE_BNX2X_DEBUG_TX=n
194 CONFIG_RTE_LIBRTE_BNX2X_MF_SUPPORT=n
195 CONFIG_RTE_LIBRTE_BNX2X_DEBUG_PERIODIC=n
198 # Compile burst-oriented Broadcom BNXT PMD driver
200 CONFIG_RTE_LIBRTE_BNXT_PMD=y
203 # Compile burst-oriented Chelsio Terminator (CXGBE) PMD
205 CONFIG_RTE_LIBRTE_CXGBE_PMD=y
206 CONFIG_RTE_LIBRTE_CXGBE_DEBUG=n
207 CONFIG_RTE_LIBRTE_CXGBE_DEBUG_REG=n
208 CONFIG_RTE_LIBRTE_CXGBE_DEBUG_MBOX=n
209 CONFIG_RTE_LIBRTE_CXGBE_DEBUG_TX=n
210 CONFIG_RTE_LIBRTE_CXGBE_DEBUG_RX=n
211 CONFIG_RTE_LIBRTE_CXGBE_TPUT=y
214 CONFIG_RTE_LIBRTE_DPAA_BUS=n
215 CONFIG_RTE_LIBRTE_DPAA_MEMPOOL=n
216 CONFIG_RTE_LIBRTE_DPAA_PMD=n
217 CONFIG_RTE_LIBRTE_DPAA_HWDEBUG=n
220 # Compile NXP DPAA2 FSL-MC Bus
222 CONFIG_RTE_LIBRTE_FSLMC_BUS=n
225 # Compile Support Libraries for NXP DPAA2
227 CONFIG_RTE_LIBRTE_DPAA2_MEMPOOL=n
228 CONFIG_RTE_LIBRTE_DPAA2_USE_PHYS_IOVA=y
231 # Compile burst-oriented NXP DPAA2 PMD driver
233 CONFIG_RTE_LIBRTE_DPAA2_PMD=n
234 CONFIG_RTE_LIBRTE_DPAA2_DEBUG_DRIVER=n
237 # Compile NXP ENETC PMD Driver
239 CONFIG_RTE_LIBRTE_ENETC_PMD=n
242 # Compile burst-oriented Amazon ENA PMD driver
244 CONFIG_RTE_LIBRTE_ENA_PMD=y
245 CONFIG_RTE_LIBRTE_ENA_DEBUG_RX=n
246 CONFIG_RTE_LIBRTE_ENA_DEBUG_TX=n
247 CONFIG_RTE_LIBRTE_ENA_DEBUG_TX_FREE=n
248 CONFIG_RTE_LIBRTE_ENA_COM_DEBUG=n
251 # Compile burst-oriented Cisco ENIC PMD driver
253 CONFIG_RTE_LIBRTE_ENIC_PMD=y
256 # Compile burst-oriented IGB & EM PMD drivers
258 CONFIG_RTE_LIBRTE_EM_PMD=y
259 CONFIG_RTE_LIBRTE_IGB_PMD=y
260 CONFIG_RTE_LIBRTE_E1000_DEBUG_RX=n
261 CONFIG_RTE_LIBRTE_E1000_DEBUG_TX=n
262 CONFIG_RTE_LIBRTE_E1000_DEBUG_TX_FREE=n
263 CONFIG_RTE_LIBRTE_E1000_PF_DISABLE_STRIP_CRC=n
266 # Compile burst-oriented IXGBE PMD driver
268 CONFIG_RTE_LIBRTE_IXGBE_PMD=y
269 CONFIG_RTE_LIBRTE_IXGBE_DEBUG_RX=n
270 CONFIG_RTE_LIBRTE_IXGBE_DEBUG_TX=n
271 CONFIG_RTE_LIBRTE_IXGBE_DEBUG_TX_FREE=n
272 CONFIG_RTE_LIBRTE_IXGBE_PF_DISABLE_STRIP_CRC=n
273 CONFIG_RTE_IXGBE_INC_VECTOR=y
274 CONFIG_RTE_LIBRTE_IXGBE_BYPASS=n
277 # Compile burst-oriented I40E PMD driver
279 CONFIG_RTE_LIBRTE_I40E_PMD=y
280 CONFIG_RTE_LIBRTE_I40E_DEBUG_RX=n
281 CONFIG_RTE_LIBRTE_I40E_DEBUG_TX=n
282 CONFIG_RTE_LIBRTE_I40E_DEBUG_TX_FREE=n
283 CONFIG_RTE_LIBRTE_I40E_RX_ALLOW_BULK_ALLOC=y
284 CONFIG_RTE_LIBRTE_I40E_INC_VECTOR=y
285 CONFIG_RTE_LIBRTE_I40E_16BYTE_RX_DESC=n
286 CONFIG_RTE_LIBRTE_I40E_QUEUE_NUM_PER_PF=64
287 CONFIG_RTE_LIBRTE_I40E_QUEUE_NUM_PER_VM=4
290 # Compile burst-oriented FM10K PMD
292 CONFIG_RTE_LIBRTE_FM10K_PMD=y
293 CONFIG_RTE_LIBRTE_FM10K_DEBUG_RX=n
294 CONFIG_RTE_LIBRTE_FM10K_DEBUG_TX=n
295 CONFIG_RTE_LIBRTE_FM10K_DEBUG_TX_FREE=n
296 CONFIG_RTE_LIBRTE_FM10K_RX_OLFLAGS_ENABLE=y
297 CONFIG_RTE_LIBRTE_FM10K_INC_VECTOR=y
300 # Compile burst-oriented ICE PMD driver
302 CONFIG_RTE_LIBRTE_ICE_PMD=y
303 CONFIG_RTE_LIBRTE_ICE_DEBUG_RX=n
304 CONFIG_RTE_LIBRTE_ICE_DEBUG_TX=n
305 CONFIG_RTE_LIBRTE_ICE_DEBUG_TX_FREE=n
306 CONFIG_RTE_LIBRTE_ICE_RX_ALLOW_BULK_ALLOC=y
307 CONFIG_RTE_LIBRTE_ICE_16BYTE_RX_DESC=n
309 # Compile burst-oriented AVF PMD driver
311 CONFIG_RTE_LIBRTE_AVF_PMD=y
312 CONFIG_RTE_LIBRTE_AVF_INC_VECTOR=y
313 CONFIG_RTE_LIBRTE_AVF_DEBUG_TX=n
314 CONFIG_RTE_LIBRTE_AVF_DEBUG_TX_FREE=n
315 CONFIG_RTE_LIBRTE_AVF_DEBUG_RX=n
316 CONFIG_RTE_LIBRTE_AVF_16BYTE_RX_DESC=n
319 # Compile burst-oriented Mellanox ConnectX-3 (MLX4) PMD
321 CONFIG_RTE_LIBRTE_MLX4_PMD=n
322 CONFIG_RTE_LIBRTE_MLX4_DEBUG=n
325 # Compile burst-oriented Mellanox ConnectX-4, ConnectX-5,
326 # ConnectX-6 & Bluefield (MLX5) PMD
328 CONFIG_RTE_LIBRTE_MLX5_PMD=n
329 CONFIG_RTE_LIBRTE_MLX5_DEBUG=n
331 # Linking method for mlx4/5 dependency on ibverbs and related libraries
332 # Default linking is dynamic by linker.
333 # Other option is dynamic by dlopen at run-time.
334 CONFIG_RTE_IBVERBS_LINK_DLOPEN=n
337 # Compile burst-oriented Netronome NFP PMD driver
339 CONFIG_RTE_LIBRTE_NFP_PMD=n
340 CONFIG_RTE_LIBRTE_NFP_DEBUG_TX=n
341 CONFIG_RTE_LIBRTE_NFP_DEBUG_RX=n
343 # QLogic 10G/25G/40G/50G/100G PMD
345 CONFIG_RTE_LIBRTE_QEDE_PMD=y
346 CONFIG_RTE_LIBRTE_QEDE_DEBUG_TX=n
347 CONFIG_RTE_LIBRTE_QEDE_DEBUG_RX=n
348 #Provides abs path/name of the firmware file.
349 #Empty string denotes driver will use default firmware
350 CONFIG_RTE_LIBRTE_QEDE_FW=""
353 # Compile burst-oriented Solarflare libefx-based PMD
355 CONFIG_RTE_LIBRTE_SFC_EFX_PMD=y
356 CONFIG_RTE_LIBRTE_SFC_EFX_DEBUG=n
359 # Compile software PMD backed by SZEDATA2 device
361 CONFIG_RTE_LIBRTE_PMD_SZEDATA2=n
364 # Compile burst-oriented Cavium Thunderx NICVF PMD driver
366 CONFIG_RTE_LIBRTE_THUNDERX_NICVF_PMD=y
367 CONFIG_RTE_LIBRTE_THUNDERX_NICVF_DEBUG_RX=n
368 CONFIG_RTE_LIBRTE_THUNDERX_NICVF_DEBUG_TX=n
371 # Compile burst-oriented Cavium LiquidIO PMD driver
373 CONFIG_RTE_LIBRTE_LIO_PMD=y
374 CONFIG_RTE_LIBRTE_LIO_DEBUG_RX=n
375 CONFIG_RTE_LIBRTE_LIO_DEBUG_TX=n
376 CONFIG_RTE_LIBRTE_LIO_DEBUG_MBOX=n
377 CONFIG_RTE_LIBRTE_LIO_DEBUG_REGS=n
380 # Compile burst-oriented Cavium OCTEONTX network PMD driver
382 CONFIG_RTE_LIBRTE_OCTEONTX_PMD=y
385 # Compile WRS accelerated virtual port (AVP) guest PMD driver
387 CONFIG_RTE_LIBRTE_AVP_PMD=n
388 CONFIG_RTE_LIBRTE_AVP_DEBUG_RX=n
389 CONFIG_RTE_LIBRTE_AVP_DEBUG_TX=n
390 CONFIG_RTE_LIBRTE_AVP_DEBUG_BUFFERS=n
393 # Compile burst-oriented VIRTIO PMD driver
395 CONFIG_RTE_LIBRTE_VIRTIO_PMD=y
396 CONFIG_RTE_LIBRTE_VIRTIO_DEBUG_RX=n
397 CONFIG_RTE_LIBRTE_VIRTIO_DEBUG_TX=n
398 CONFIG_RTE_LIBRTE_VIRTIO_DEBUG_DUMP=n
401 # Compile virtio device emulation inside virtio PMD driver
403 CONFIG_RTE_VIRTIO_USER=n
406 # Compile burst-oriented VMXNET3 PMD driver
408 CONFIG_RTE_LIBRTE_VMXNET3_PMD=y
409 CONFIG_RTE_LIBRTE_VMXNET3_DEBUG_RX=n
410 CONFIG_RTE_LIBRTE_VMXNET3_DEBUG_TX=n
411 CONFIG_RTE_LIBRTE_VMXNET3_DEBUG_TX_FREE=n
414 # Compile software PMD backed by AF_PACKET sockets (Linux only)
416 CONFIG_RTE_LIBRTE_PMD_AF_PACKET=n
419 # Compile link bonding PMD library
421 CONFIG_RTE_LIBRTE_PMD_BOND=y
422 CONFIG_RTE_LIBRTE_BOND_DEBUG_ALB=n
423 CONFIG_RTE_LIBRTE_BOND_DEBUG_ALB_L1=n
426 # Compile fail-safe PMD
428 CONFIG_RTE_LIBRTE_PMD_FAILSAFE=y
431 # Compile Marvell PMD driver
433 CONFIG_RTE_LIBRTE_MVPP2_PMD=n
436 # Compile Marvell MVNETA PMD driver
438 CONFIG_RTE_LIBRTE_MVNETA_PMD=n
441 # Compile support for VMBus library
443 CONFIG_RTE_LIBRTE_VMBUS=n
446 # Compile native PMD for Hyper-V/Azure
448 CONFIG_RTE_LIBRTE_NETVSC_PMD=n
449 CONFIG_RTE_LIBRTE_NETVSC_DEBUG_RX=n
450 CONFIG_RTE_LIBRTE_NETVSC_DEBUG_TX=n
451 CONFIG_RTE_LIBRTE_NETVSC_DEBUG_DUMP=n
454 # Compile virtual device driver for NetVSC on Hyper-V/Azure
456 CONFIG_RTE_LIBRTE_VDEV_NETVSC_PMD=n
461 CONFIG_RTE_LIBRTE_PMD_NULL=y
464 # Compile software PMD backed by PCAP files
466 CONFIG_RTE_LIBRTE_PMD_PCAP=n
469 # Compile example software rings based PMD
471 CONFIG_RTE_LIBRTE_PMD_RING=y
472 CONFIG_RTE_PMD_RING_MAX_RX_RINGS=16
473 CONFIG_RTE_PMD_RING_MAX_TX_RINGS=16
476 # Compile SOFTNIC PMD
478 CONFIG_RTE_LIBRTE_PMD_SOFTNIC=n
481 # Compile the TAP PMD
482 # It is enabled by default for Linux only.
484 CONFIG_RTE_LIBRTE_PMD_TAP=n
487 # Do prefetch of packet data within PMD driver receive function
489 CONFIG_RTE_PMD_PACKET_PREFETCH=y
491 # Compile generic wireless base band device library
492 # EXPERIMENTAL: API may change without prior notice
494 CONFIG_RTE_LIBRTE_BBDEV=y
495 CONFIG_RTE_BBDEV_MAX_DEVS=128
496 CONFIG_RTE_BBDEV_OFFLOAD_COST=y
499 # Compile PMD for NULL bbdev device
501 CONFIG_RTE_LIBRTE_PMD_BBDEV_NULL=y
504 # Compile PMD for turbo software bbdev device
506 CONFIG_RTE_LIBRTE_PMD_BBDEV_TURBO_SW=n
509 # Compile generic crypto device library
511 CONFIG_RTE_LIBRTE_CRYPTODEV=y
512 CONFIG_RTE_CRYPTO_MAX_DEVS=64
515 # Compile PMD for ARMv8 Crypto device
517 CONFIG_RTE_LIBRTE_PMD_ARMV8_CRYPTO=n
518 CONFIG_RTE_LIBRTE_PMD_ARMV8_CRYPTO_DEBUG=n
521 # Compile NXP CAAM JR crypto Driver
523 CONFIG_RTE_LIBRTE_PMD_CAAM_JR=n
524 CONFIG_RTE_LIBRTE_PMD_CAAM_JR_BE=n
527 # Compile NXP DPAA2 crypto sec driver for CAAM HW
529 CONFIG_RTE_LIBRTE_PMD_DPAA2_SEC=n
532 # NXP DPAA caam - crypto driver
534 CONFIG_RTE_LIBRTE_PMD_DPAA_SEC=n
535 CONFIG_RTE_LIBRTE_DPAA_MAX_CRYPTODEV=4
538 # Compile PMD for Cavium OCTEON TX crypto device
540 CONFIG_RTE_LIBRTE_PMD_OCTEONTX_CRYPTO=y
543 # Compile PMD for QuickAssist based devices - see docs for details
545 CONFIG_RTE_LIBRTE_PMD_QAT=y
546 CONFIG_RTE_LIBRTE_PMD_QAT_SYM=n
548 # Max. number of QuickAssist devices, which can be detected and attached
550 CONFIG_RTE_PMD_QAT_MAX_PCI_DEVICES=48
551 CONFIG_RTE_PMD_QAT_COMP_SGL_MAX_SEGMENTS=16
552 CONFIG_RTE_PMD_QAT_COMP_IM_BUFFER_SIZE=65536
555 # Compile PMD for virtio crypto devices
557 CONFIG_RTE_LIBRTE_PMD_VIRTIO_CRYPTO=y
559 # Number of maximum virtio crypto devices
561 CONFIG_RTE_MAX_VIRTIO_CRYPTO=32
564 # Compile PMD for AESNI backed device
566 CONFIG_RTE_LIBRTE_PMD_AESNI_MB=n
569 # Compile PMD for Software backed device
571 CONFIG_RTE_LIBRTE_PMD_OPENSSL=n
574 # Compile PMD for AESNI GCM device
576 CONFIG_RTE_LIBRTE_PMD_AESNI_GCM=n
579 # Compile PMD for SNOW 3G device
581 CONFIG_RTE_LIBRTE_PMD_SNOW3G=n
582 CONFIG_RTE_LIBRTE_PMD_SNOW3G_DEBUG=n
585 # Compile PMD for KASUMI device
587 CONFIG_RTE_LIBRTE_PMD_KASUMI=n
590 # Compile PMD for ZUC device
592 CONFIG_RTE_LIBRTE_PMD_ZUC=n
594 # Compile PMD for Crypto Scheduler device
596 CONFIG_RTE_LIBRTE_PMD_CRYPTO_SCHEDULER=y
599 # Compile PMD for NULL Crypto device
601 CONFIG_RTE_LIBRTE_PMD_NULL_CRYPTO=y
604 # Compile PMD for AMD CCP crypto device
606 CONFIG_RTE_LIBRTE_PMD_CCP=n
609 # Compile PMD for Marvell Crypto device
611 CONFIG_RTE_LIBRTE_PMD_MVSAM_CRYPTO=n
614 # Compile generic security library
616 CONFIG_RTE_LIBRTE_SECURITY=y
619 # Compile generic compression device library
621 CONFIG_RTE_LIBRTE_COMPRESSDEV=y
622 CONFIG_RTE_COMPRESS_MAX_DEVS=64
625 # Compile compressdev unit test
627 CONFIG_RTE_COMPRESSDEV_TEST=n
630 # Compile PMD for Octeontx ZIPVF compression device
632 CONFIG_RTE_LIBRTE_PMD_OCTEONTX_ZIPVF=y
635 # Compile PMD for ISA-L compression device
637 CONFIG_RTE_LIBRTE_PMD_ISAL=n
640 # Compile PMD for ZLIB compression device
642 CONFIG_RTE_LIBRTE_PMD_ZLIB=n
645 # Compile generic event device library
647 CONFIG_RTE_LIBRTE_EVENTDEV=y
648 CONFIG_RTE_LIBRTE_EVENTDEV_DEBUG=n
649 CONFIG_RTE_EVENT_MAX_DEVS=16
650 CONFIG_RTE_EVENT_MAX_QUEUES_PER_DEV=64
651 CONFIG_RTE_EVENT_TIMER_ADAPTER_NUM_MAX=32
652 CONFIG_RTE_EVENT_ETH_INTR_RING_SIZE=1024
653 CONFIG_RTE_EVENT_CRYPTO_ADAPTER_MAX_INSTANCE=32
654 CONFIG_RTE_EVENT_ETH_TX_ADAPTER_MAX_INSTANCE=32
657 # Compile PMD for skeleton event device
659 CONFIG_RTE_LIBRTE_PMD_SKELETON_EVENTDEV=y
660 CONFIG_RTE_LIBRTE_PMD_SKELETON_EVENTDEV_DEBUG=n
663 # Compile PMD for software event device
665 CONFIG_RTE_LIBRTE_PMD_SW_EVENTDEV=y
668 # Compile PMD for distributed software event device
670 CONFIG_RTE_LIBRTE_PMD_DSW_EVENTDEV=y
673 # Compile PMD for octeontx sso event device
675 CONFIG_RTE_LIBRTE_PMD_OCTEONTX_SSOVF=y
678 # Compile PMD for OPDL event device
680 CONFIG_RTE_LIBRTE_PMD_OPDL_EVENTDEV=y
683 # Compile PMD for NXP DPAA event device
685 CONFIG_RTE_LIBRTE_PMD_DPAA_EVENTDEV=n
688 # Compile PMD for NXP DPAA2 event device
690 CONFIG_RTE_LIBRTE_PMD_DPAA2_EVENTDEV=n
693 # Compile raw device support
694 # EXPERIMENTAL: API may change without prior notice
696 CONFIG_RTE_LIBRTE_RAWDEV=y
697 CONFIG_RTE_RAWDEV_MAX_DEVS=10
698 CONFIG_RTE_LIBRTE_PMD_SKELETON_RAWDEV=y
701 # Compile PMD for NXP DPAA2 CMDIF raw device
703 CONFIG_RTE_LIBRTE_PMD_DPAA2_CMDIF_RAWDEV=n
706 # Compile PMD for NXP DPAA2 QDMA raw device
708 CONFIG_RTE_LIBRTE_PMD_DPAA2_QDMA_RAWDEV=n
711 # Compile PMD for Intel FPGA raw device
713 CONFIG_RTE_LIBRTE_PMD_IFPGA_RAWDEV=y
716 # Compile librte_ring
718 CONFIG_RTE_LIBRTE_RING=y
721 # Compile librte_mempool
723 CONFIG_RTE_LIBRTE_MEMPOOL=y
724 CONFIG_RTE_MEMPOOL_CACHE_MAX_SIZE=512
725 CONFIG_RTE_LIBRTE_MEMPOOL_DEBUG=n
728 # Compile Mempool drivers
730 CONFIG_RTE_DRIVER_MEMPOOL_BUCKET=y
731 CONFIG_RTE_DRIVER_MEMPOOL_BUCKET_SIZE_KB=64
732 CONFIG_RTE_DRIVER_MEMPOOL_RING=y
733 CONFIG_RTE_DRIVER_MEMPOOL_STACK=y
736 # Compile PMD for octeontx fpa mempool device
738 CONFIG_RTE_LIBRTE_OCTEONTX_MEMPOOL=y
741 # Compile librte_mbuf
743 CONFIG_RTE_LIBRTE_MBUF=y
744 CONFIG_RTE_LIBRTE_MBUF_DEBUG=n
745 CONFIG_RTE_MBUF_DEFAULT_MEMPOOL_OPS="ring_mp_mc"
746 CONFIG_RTE_MBUF_REFCNT_ATOMIC=y
747 CONFIG_RTE_PKTMBUF_HEADROOM=128
750 # Compile librte_timer
752 CONFIG_RTE_LIBRTE_TIMER=y
753 CONFIG_RTE_LIBRTE_TIMER_DEBUG=n
756 # Compile librte_cfgfile
758 CONFIG_RTE_LIBRTE_CFGFILE=y
761 # Compile librte_cmdline
763 CONFIG_RTE_LIBRTE_CMDLINE=y
764 CONFIG_RTE_LIBRTE_CMDLINE_DEBUG=n
767 # Compile librte_hash
769 CONFIG_RTE_LIBRTE_HASH=y
770 CONFIG_RTE_LIBRTE_HASH_DEBUG=n
775 CONFIG_RTE_LIBRTE_EFD=y
778 # Compile librte_member
780 CONFIG_RTE_LIBRTE_MEMBER=y
783 # Compile librte_jobstats
785 CONFIG_RTE_LIBRTE_JOBSTATS=y
788 # Compile the device metrics library
790 CONFIG_RTE_LIBRTE_METRICS=y
793 # Compile the bitrate statistics library
795 CONFIG_RTE_LIBRTE_BITRATE=y
798 # Compile the latency statistics library
800 CONFIG_RTE_LIBRTE_LATENCY_STATS=y
803 # Compile librte_telemetry
805 CONFIG_RTE_LIBRTE_TELEMETRY=n
810 CONFIG_RTE_LIBRTE_LPM=y
811 CONFIG_RTE_LIBRTE_LPM_DEBUG=n
816 CONFIG_RTE_LIBRTE_ACL=y
817 CONFIG_RTE_LIBRTE_ACL_DEBUG=n
820 # Compile librte_power
822 CONFIG_RTE_LIBRTE_POWER=n
823 CONFIG_RTE_LIBRTE_POWER_DEBUG=n
824 CONFIG_RTE_MAX_LCORE_FREQS=64
829 CONFIG_RTE_LIBRTE_NET=y
832 # Compile librte_ip_frag
834 CONFIG_RTE_LIBRTE_IP_FRAG=y
835 CONFIG_RTE_LIBRTE_IP_FRAG_DEBUG=n
836 CONFIG_RTE_LIBRTE_IP_FRAG_MAX_FRAG=4
837 CONFIG_RTE_LIBRTE_IP_FRAG_TBL_STAT=n
840 # Compile GRO library
842 CONFIG_RTE_LIBRTE_GRO=y
845 # Compile GSO library
847 CONFIG_RTE_LIBRTE_GSO=y
850 # Compile librte_meter
852 CONFIG_RTE_LIBRTE_METER=y
855 # Compile librte_classify
857 CONFIG_RTE_LIBRTE_FLOW_CLASSIFY=y
860 # Compile librte_sched
862 CONFIG_RTE_LIBRTE_SCHED=y
863 CONFIG_RTE_SCHED_DEBUG=n
864 CONFIG_RTE_SCHED_RED=n
865 CONFIG_RTE_SCHED_COLLECT_STATS=n
866 CONFIG_RTE_SCHED_SUBPORT_TC_OV=n
867 CONFIG_RTE_SCHED_PORT_N_GRINDERS=8
868 CONFIG_RTE_SCHED_VECTOR=n
871 # Compile the distributor library
873 CONFIG_RTE_LIBRTE_DISTRIBUTOR=y
876 # Compile the reorder library
878 CONFIG_RTE_LIBRTE_REORDER=y
881 # Compile librte_port
883 CONFIG_RTE_LIBRTE_PORT=y
884 CONFIG_RTE_PORT_STATS_COLLECT=n
885 CONFIG_RTE_PORT_PCAP=n
888 # Compile librte_table
890 CONFIG_RTE_LIBRTE_TABLE=y
891 CONFIG_RTE_TABLE_STATS_COLLECT=n
894 # Compile librte_pipeline
896 CONFIG_RTE_LIBRTE_PIPELINE=y
897 CONFIG_RTE_PIPELINE_STATS_COLLECT=n
902 CONFIG_RTE_LIBRTE_KNI=n
903 CONFIG_RTE_LIBRTE_PMD_KNI=n
904 CONFIG_RTE_KNI_KMOD=n
905 CONFIG_RTE_KNI_KMOD_ETHTOOL=n
906 CONFIG_RTE_KNI_PREEMPT_DEFAULT=y
909 # Compile the pdump library
911 CONFIG_RTE_LIBRTE_PDUMP=y
914 # Compile vhost user library
916 CONFIG_RTE_LIBRTE_VHOST=n
917 CONFIG_RTE_LIBRTE_VHOST_NUMA=n
918 CONFIG_RTE_LIBRTE_VHOST_DEBUG=n
922 # To compile, CONFIG_RTE_LIBRTE_VHOST should be enabled.
924 CONFIG_RTE_LIBRTE_PMD_VHOST=n
928 # To compile, CONFIG_RTE_LIBRTE_VHOST and CONFIG_RTE_EAL_VFIO
931 CONFIG_RTE_LIBRTE_IFC_PMD=n
936 CONFIG_RTE_LIBRTE_BPF=y
937 # allow load BPF from ELF files (requires libelf)
938 CONFIG_RTE_LIBRTE_BPF_ELF=n
941 # Compile librte_ipsec
943 CONFIG_RTE_LIBRTE_IPSEC=y
946 # Compile the test application
948 CONFIG_RTE_APP_TEST=y
949 CONFIG_RTE_APP_TEST_RESOURCE_TAR=n
952 # Compile the procinfo application
954 CONFIG_RTE_PROC_INFO=n
957 # Compile the PMD test application
959 CONFIG_RTE_TEST_PMD=y
960 CONFIG_RTE_TEST_PMD_RECORD_CORE_CYCLES=n
961 CONFIG_RTE_TEST_PMD_RECORD_BURST_STATS=n
964 # Compile the bbdev test application
966 CONFIG_RTE_TEST_BBDEV=y
969 # Compile the compression performance application
971 CONFIG_RTE_APP_COMPRESS_PERF=y
974 # Compile the crypto performance application
976 CONFIG_RTE_APP_CRYPTO_PERF=y
979 # Compile the eventdev application
981 CONFIG_RTE_APP_EVENTDEV=y