mem: add secondary process init with memory hotplug
[dpdk.git] / config / common_base
1 # SPDX-License-Identifier: BSD-3-Clause
2 # Copyright(c) 2010-2017 Intel Corporation
3
4 #
5 # define executive environment
6 # RTE_EXEC_ENV values are the directories in mk/exec-env/
7 #
8 CONFIG_RTE_EXEC_ENV=
9
10 #
11 # define the architecture we compile for.
12 # RTE_ARCH values are the directories in mk/arch/
13 #
14 CONFIG_RTE_ARCH=
15
16 #
17 # machine can define specific variables or action for a specific board
18 # RTE_MACHINE values are the directories in mk/machine/
19 #
20 CONFIG_RTE_MACHINE=
21
22 #
23 # The compiler we use.
24 # RTE_TOOLCHAIN values are the directories in mk/toolchain/
25 #
26 CONFIG_RTE_TOOLCHAIN=
27
28 #
29 # Use intrinsics or assembly code for key routines
30 #
31 CONFIG_RTE_FORCE_INTRINSICS=n
32
33 #
34 # Machine forces strict alignment constraints.
35 #
36 CONFIG_RTE_ARCH_STRICT_ALIGN=n
37
38 #
39 # Compile to share library
40 #
41 CONFIG_RTE_BUILD_SHARED_LIB=n
42
43 #
44 # Use newest code breaking previous ABI
45 #
46 CONFIG_RTE_NEXT_ABI=y
47
48 #
49 # Major ABI to overwrite library specific LIBABIVER
50 #
51 CONFIG_RTE_MAJOR_ABI=
52
53 #
54 # Machine's cache line size
55 #
56 CONFIG_RTE_CACHE_LINE_SIZE=64
57
58 #
59 # Compile Environment Abstraction Layer
60 #
61 CONFIG_RTE_LIBRTE_EAL=y
62 CONFIG_RTE_MAX_LCORE=128
63 CONFIG_RTE_MAX_NUMA_NODES=8
64 CONFIG_RTE_MAX_MEMSEG_LISTS=64
65 # each memseg list will be limited to either RTE_MAX_MEMSEG_PER_LIST pages
66 # or RTE_MAX_MEM_MB_PER_LIST megabytes worth of memory, whichever is smaller
67 CONFIG_RTE_MAX_MEMSEG_PER_LIST=8192
68 CONFIG_RTE_MAX_MEM_MB_PER_LIST=32768
69 # a "type" is a combination of page size and NUMA node. total number of memseg
70 # lists per type will be limited to either RTE_MAX_MEMSEG_PER_TYPE pages (split
71 # over multiple lists of RTE_MAX_MEMSEG_PER_LIST pages), or
72 # RTE_MAX_MEM_MB_PER_TYPE megabytes of memory (split over multiple lists of
73 # RTE_MAX_MEM_MB_PER_LIST), whichever is smaller
74 CONFIG_RTE_MAX_MEMSEG_PER_TYPE=32768
75 CONFIG_RTE_MAX_MEM_MB_PER_TYPE=131072
76 # global maximum usable amount of VA, in megabytes
77 CONFIG_RTE_MAX_MEM_MB=524288
78 CONFIG_RTE_MAX_MEMZONE=2560
79 CONFIG_RTE_MAX_TAILQ=32
80 CONFIG_RTE_ENABLE_ASSERT=n
81 CONFIG_RTE_LOG_DP_LEVEL=RTE_LOG_INFO
82 CONFIG_RTE_LOG_HISTORY=256
83 CONFIG_RTE_BACKTRACE=y
84 CONFIG_RTE_LIBEAL_USE_HPET=n
85 CONFIG_RTE_EAL_ALLOW_INV_SOCKET_ID=n
86 CONFIG_RTE_EAL_ALWAYS_PANIC_ON_ERROR=n
87 CONFIG_RTE_EAL_IGB_UIO=n
88 CONFIG_RTE_EAL_VFIO=n
89 CONFIG_RTE_MAX_VFIO_GROUPS=64
90 CONFIG_RTE_MALLOC_DEBUG=n
91 CONFIG_RTE_EAL_NUMA_AWARE_HUGEPAGES=n
92 CONFIG_RTE_USE_LIBBSD=n
93
94 #
95 # Recognize/ignore the AVX/AVX512 CPU flags for performance/power testing.
96 # AVX512 is marked as experimental for now, will enable it after enough
97 # field test and possible optimization.
98 #
99 CONFIG_RTE_ENABLE_AVX=y
100 CONFIG_RTE_ENABLE_AVX512=n
101
102 # Default driver path (or "" to disable)
103 CONFIG_RTE_EAL_PMD_PATH=""
104
105 #
106 # Compile Environment Abstraction Layer to support Vmware TSC map
107 #
108 CONFIG_RTE_LIBRTE_EAL_VMWARE_TSC_MAP_SUPPORT=y
109
110 #
111 # Compile the PCI library
112 #
113 CONFIG_RTE_LIBRTE_PCI=y
114
115 #
116 # Compile the argument parser library
117 #
118 CONFIG_RTE_LIBRTE_KVARGS=y
119
120 #
121 # Compile generic ethernet library
122 #
123 CONFIG_RTE_LIBRTE_ETHER=y
124 CONFIG_RTE_LIBRTE_ETHDEV_DEBUG=n
125 CONFIG_RTE_MAX_ETHPORTS=32
126 CONFIG_RTE_MAX_QUEUES_PER_PORT=1024
127 CONFIG_RTE_LIBRTE_IEEE1588=n
128 CONFIG_RTE_ETHDEV_QUEUE_STAT_CNTRS=16
129 CONFIG_RTE_ETHDEV_RXTX_CALLBACKS=y
130 CONFIG_RTE_ETHDEV_PROFILE_ITT_WASTED_RX_ITERATIONS=n
131
132 #
133 # Turn off Tx preparation stage
134 #
135 # Warning: rte_eth_tx_prepare() can be safely disabled only if using a
136 # driver which do not implement any Tx preparation.
137 #
138 CONFIG_RTE_ETHDEV_TX_PREPARE_NOOP=n
139
140 #
141 # Compile PCI bus driver
142 #
143 CONFIG_RTE_LIBRTE_PCI_BUS=y
144
145 #
146 # Compile the vdev bus
147 #
148 CONFIG_RTE_LIBRTE_VDEV_BUS=y
149
150 #
151 # Compile ARK PMD
152 #
153 CONFIG_RTE_LIBRTE_ARK_PMD=y
154 CONFIG_RTE_LIBRTE_ARK_PAD_TX=y
155 CONFIG_RTE_LIBRTE_ARK_DEBUG_RX=n
156 CONFIG_RTE_LIBRTE_ARK_DEBUG_TX=n
157 CONFIG_RTE_LIBRTE_ARK_DEBUG_STATS=n
158 CONFIG_RTE_LIBRTE_ARK_DEBUG_TRACE=n
159
160 #
161 # Compile burst-oriented Broadcom PMD driver
162 #
163 CONFIG_RTE_LIBRTE_BNX2X_PMD=n
164 CONFIG_RTE_LIBRTE_BNX2X_DEBUG_RX=n
165 CONFIG_RTE_LIBRTE_BNX2X_DEBUG_TX=n
166 CONFIG_RTE_LIBRTE_BNX2X_MF_SUPPORT=n
167 CONFIG_RTE_LIBRTE_BNX2X_DEBUG_PERIODIC=n
168
169 #
170 # Compile burst-oriented Broadcom BNXT PMD driver
171 #
172 CONFIG_RTE_LIBRTE_BNXT_PMD=y
173
174 #
175 # Compile burst-oriented Chelsio Terminator (CXGBE) PMD
176 #
177 CONFIG_RTE_LIBRTE_CXGBE_PMD=y
178 CONFIG_RTE_LIBRTE_CXGBE_DEBUG=n
179 CONFIG_RTE_LIBRTE_CXGBE_DEBUG_REG=n
180 CONFIG_RTE_LIBRTE_CXGBE_DEBUG_MBOX=n
181 CONFIG_RTE_LIBRTE_CXGBE_DEBUG_TX=n
182 CONFIG_RTE_LIBRTE_CXGBE_DEBUG_RX=n
183 CONFIG_RTE_LIBRTE_CXGBE_TPUT=y
184
185 # NXP DPAA Bus
186 CONFIG_RTE_LIBRTE_DPAA_BUS=n
187 CONFIG_RTE_LIBRTE_DPAA_MEMPOOL=n
188 CONFIG_RTE_LIBRTE_DPAA_PMD=n
189 CONFIG_RTE_LIBRTE_DPAA_HWDEBUG=n
190
191 #
192 # Compile NXP DPAA2 FSL-MC Bus
193 #
194 CONFIG_RTE_LIBRTE_FSLMC_BUS=n
195
196 #
197 # Compile Support Libraries for NXP DPAA2
198 #
199 CONFIG_RTE_LIBRTE_DPAA2_MEMPOOL=n
200 CONFIG_RTE_LIBRTE_DPAA2_USE_PHYS_IOVA=y
201
202 #
203 # Compile burst-oriented NXP DPAA2 PMD driver
204 #
205 CONFIG_RTE_LIBRTE_DPAA2_PMD=n
206 CONFIG_RTE_LIBRTE_DPAA2_DEBUG_DRIVER=n
207
208 #
209 # Compile burst-oriented Amazon ENA PMD driver
210 #
211 CONFIG_RTE_LIBRTE_ENA_PMD=y
212 CONFIG_RTE_LIBRTE_ENA_DEBUG_RX=n
213 CONFIG_RTE_LIBRTE_ENA_DEBUG_TX=n
214 CONFIG_RTE_LIBRTE_ENA_DEBUG_TX_FREE=n
215 CONFIG_RTE_LIBRTE_ENA_COM_DEBUG=n
216
217 #
218 # Compile burst-oriented Cisco ENIC PMD driver
219 #
220 CONFIG_RTE_LIBRTE_ENIC_PMD=y
221
222 #
223 # Compile burst-oriented IGB & EM PMD drivers
224 #
225 CONFIG_RTE_LIBRTE_EM_PMD=y
226 CONFIG_RTE_LIBRTE_IGB_PMD=y
227 CONFIG_RTE_LIBRTE_E1000_DEBUG_RX=n
228 CONFIG_RTE_LIBRTE_E1000_DEBUG_TX=n
229 CONFIG_RTE_LIBRTE_E1000_DEBUG_TX_FREE=n
230 CONFIG_RTE_LIBRTE_E1000_PF_DISABLE_STRIP_CRC=n
231
232 #
233 # Compile burst-oriented IXGBE PMD driver
234 #
235 CONFIG_RTE_LIBRTE_IXGBE_PMD=y
236 CONFIG_RTE_LIBRTE_IXGBE_DEBUG_RX=n
237 CONFIG_RTE_LIBRTE_IXGBE_DEBUG_TX=n
238 CONFIG_RTE_LIBRTE_IXGBE_DEBUG_TX_FREE=n
239 CONFIG_RTE_LIBRTE_IXGBE_PF_DISABLE_STRIP_CRC=n
240 CONFIG_RTE_IXGBE_INC_VECTOR=y
241 CONFIG_RTE_LIBRTE_IXGBE_BYPASS=n
242
243 #
244 # Compile burst-oriented I40E PMD driver
245 #
246 CONFIG_RTE_LIBRTE_I40E_PMD=y
247 CONFIG_RTE_LIBRTE_I40E_DEBUG_RX=n
248 CONFIG_RTE_LIBRTE_I40E_DEBUG_TX=n
249 CONFIG_RTE_LIBRTE_I40E_DEBUG_TX_FREE=n
250 CONFIG_RTE_LIBRTE_I40E_RX_ALLOW_BULK_ALLOC=y
251 CONFIG_RTE_LIBRTE_I40E_INC_VECTOR=y
252 CONFIG_RTE_LIBRTE_I40E_16BYTE_RX_DESC=n
253 CONFIG_RTE_LIBRTE_I40E_QUEUE_NUM_PER_PF=64
254 CONFIG_RTE_LIBRTE_I40E_QUEUE_NUM_PER_VM=4
255 # interval up to 8160 us, aligned to 2 (or default value)
256 CONFIG_RTE_LIBRTE_I40E_ITR_INTERVAL=-1
257
258 #
259 # Compile burst-oriented FM10K PMD
260 #
261 CONFIG_RTE_LIBRTE_FM10K_PMD=y
262 CONFIG_RTE_LIBRTE_FM10K_DEBUG_RX=n
263 CONFIG_RTE_LIBRTE_FM10K_DEBUG_TX=n
264 CONFIG_RTE_LIBRTE_FM10K_DEBUG_TX_FREE=n
265 CONFIG_RTE_LIBRTE_FM10K_RX_OLFLAGS_ENABLE=y
266 CONFIG_RTE_LIBRTE_FM10K_INC_VECTOR=y
267
268 #
269 # Compile burst-oriented AVF PMD driver
270 #
271 CONFIG_RTE_LIBRTE_AVF_PMD=y
272 CONFIG_RTE_LIBRTE_AVF_INC_VECTOR=y
273 CONFIG_RTE_LIBRTE_AVF_DEBUG_TX=n
274 CONFIG_RTE_LIBRTE_AVF_DEBUG_TX_FREE=n
275 CONFIG_RTE_LIBRTE_AVF_DEBUG_RX=n
276 CONFIG_RTE_LIBRTE_AVF_16BYTE_RX_DESC=n
277
278 #
279 # Compile burst-oriented Mellanox ConnectX-3 (MLX4) PMD
280 #
281 CONFIG_RTE_LIBRTE_MLX4_PMD=n
282 CONFIG_RTE_LIBRTE_MLX4_DEBUG=n
283 CONFIG_RTE_LIBRTE_MLX4_DLOPEN_DEPS=n
284 CONFIG_RTE_LIBRTE_MLX4_TX_MP_CACHE=8
285
286 #
287 # Compile burst-oriented Mellanox ConnectX-4 & ConnectX-5 (MLX5) PMD
288 #
289 CONFIG_RTE_LIBRTE_MLX5_PMD=n
290 CONFIG_RTE_LIBRTE_MLX5_DEBUG=n
291 CONFIG_RTE_LIBRTE_MLX5_DLOPEN_DEPS=n
292 CONFIG_RTE_LIBRTE_MLX5_TX_MP_CACHE=8
293
294 #
295 # Compile burst-oriented Netronome NFP PMD driver
296 #
297 CONFIG_RTE_LIBRTE_NFP_PMD=n
298 CONFIG_RTE_LIBRTE_NFP_DEBUG_TX=n
299 CONFIG_RTE_LIBRTE_NFP_DEBUG_RX=n
300
301 # QLogic 10G/25G/40G/50G/100G PMD
302 #
303 CONFIG_RTE_LIBRTE_QEDE_PMD=y
304 CONFIG_RTE_LIBRTE_QEDE_DEBUG_TX=n
305 CONFIG_RTE_LIBRTE_QEDE_DEBUG_RX=n
306 #Provides abs path/name of the firmware file.
307 #Empty string denotes driver will use default firmware
308 CONFIG_RTE_LIBRTE_QEDE_FW=""
309
310 #
311 # Compile burst-oriented Solarflare libefx-based PMD
312 #
313 CONFIG_RTE_LIBRTE_SFC_EFX_PMD=y
314 CONFIG_RTE_LIBRTE_SFC_EFX_DEBUG=n
315
316 #
317 # Compile software PMD backed by SZEDATA2 device
318 #
319 CONFIG_RTE_LIBRTE_PMD_SZEDATA2=n
320 #
321 # Defines firmware type address space.
322 # See documentation for supported values.
323 # Other values raise compile time error.
324 CONFIG_RTE_LIBRTE_PMD_SZEDATA2_AS=0
325
326 #
327 # Compile burst-oriented Cavium Thunderx NICVF PMD driver
328 #
329 CONFIG_RTE_LIBRTE_THUNDERX_NICVF_PMD=y
330 CONFIG_RTE_LIBRTE_THUNDERX_NICVF_DEBUG_RX=n
331 CONFIG_RTE_LIBRTE_THUNDERX_NICVF_DEBUG_TX=n
332
333 #
334 # Compile burst-oriented Cavium LiquidIO PMD driver
335 #
336 CONFIG_RTE_LIBRTE_LIO_PMD=y
337 CONFIG_RTE_LIBRTE_LIO_DEBUG_RX=n
338 CONFIG_RTE_LIBRTE_LIO_DEBUG_TX=n
339 CONFIG_RTE_LIBRTE_LIO_DEBUG_MBOX=n
340 CONFIG_RTE_LIBRTE_LIO_DEBUG_REGS=n
341
342 #
343 # Compile burst-oriented Cavium OCTEONTX network PMD driver
344 #
345 CONFIG_RTE_LIBRTE_OCTEONTX_PMD=y
346
347 #
348 # Compile WRS accelerated virtual port (AVP) guest PMD driver
349 #
350 CONFIG_RTE_LIBRTE_AVP_PMD=n
351 CONFIG_RTE_LIBRTE_AVP_DEBUG_RX=n
352 CONFIG_RTE_LIBRTE_AVP_DEBUG_TX=n
353 CONFIG_RTE_LIBRTE_AVP_DEBUG_BUFFERS=n
354
355 #
356 # Compile burst-oriented VIRTIO PMD driver
357 #
358 CONFIG_RTE_LIBRTE_VIRTIO_PMD=y
359 CONFIG_RTE_LIBRTE_VIRTIO_DEBUG_RX=n
360 CONFIG_RTE_LIBRTE_VIRTIO_DEBUG_TX=n
361 CONFIG_RTE_LIBRTE_VIRTIO_DEBUG_DUMP=n
362
363 #
364 # Compile virtio device emulation inside virtio PMD driver
365 #
366 CONFIG_RTE_VIRTIO_USER=n
367
368 #
369 # Compile burst-oriented VMXNET3 PMD driver
370 #
371 CONFIG_RTE_LIBRTE_VMXNET3_PMD=y
372 CONFIG_RTE_LIBRTE_VMXNET3_DEBUG_RX=n
373 CONFIG_RTE_LIBRTE_VMXNET3_DEBUG_TX=n
374 CONFIG_RTE_LIBRTE_VMXNET3_DEBUG_TX_FREE=n
375
376 #
377 # Compile software PMD backed by AF_PACKET sockets (Linux only)
378 #
379 CONFIG_RTE_LIBRTE_PMD_AF_PACKET=n
380
381 #
382 # Compile link bonding PMD library
383 #
384 CONFIG_RTE_LIBRTE_PMD_BOND=y
385 CONFIG_RTE_LIBRTE_BOND_DEBUG_ALB=n
386 CONFIG_RTE_LIBRTE_BOND_DEBUG_ALB_L1=n
387
388 #
389 # Compile fail-safe PMD
390 #
391 CONFIG_RTE_LIBRTE_PMD_FAILSAFE=y
392
393 #
394 # Compile Marvell PMD driver
395 #
396 CONFIG_RTE_LIBRTE_MVPP2_PMD=n
397
398 #
399 # Compile virtual device driver for NetVSC on Hyper-V/Azure
400 #
401 CONFIG_RTE_LIBRTE_VDEV_NETVSC_PMD=n
402
403 #
404 # Compile null PMD
405 #
406 CONFIG_RTE_LIBRTE_PMD_NULL=y
407
408 #
409 # Compile software PMD backed by PCAP files
410 #
411 CONFIG_RTE_LIBRTE_PMD_PCAP=n
412
413 #
414 # Compile example software rings based PMD
415 #
416 CONFIG_RTE_LIBRTE_PMD_RING=y
417 CONFIG_RTE_PMD_RING_MAX_RX_RINGS=16
418 CONFIG_RTE_PMD_RING_MAX_TX_RINGS=16
419
420 #
421 # Compile SOFTNIC PMD
422 #
423 CONFIG_RTE_LIBRTE_PMD_SOFTNIC=y
424
425 #
426 # Compile the TAP PMD
427 # It is enabled by default for Linux only.
428 #
429 CONFIG_RTE_LIBRTE_PMD_TAP=n
430
431 #
432 # Do prefetch of packet data within PMD driver receive function
433 #
434 CONFIG_RTE_PMD_PACKET_PREFETCH=y
435
436 # Compile generic wireless base band device library
437 # EXPERIMENTAL: API may change without prior notice
438 #
439 CONFIG_RTE_LIBRTE_BBDEV=y
440 CONFIG_RTE_BBDEV_MAX_DEVS=128
441
442 #
443 # Compile PMD for NULL bbdev device
444 #
445 CONFIG_RTE_LIBRTE_PMD_BBDEV_NULL=y
446
447 #
448 # Compile PMD for turbo software bbdev device
449 #
450 CONFIG_RTE_LIBRTE_PMD_BBDEV_TURBO_SW=n
451
452 #
453 # Compile generic crypto device library
454 #
455 CONFIG_RTE_LIBRTE_CRYPTODEV=y
456 CONFIG_RTE_LIBRTE_CRYPTODEV_DEBUG=n
457 CONFIG_RTE_CRYPTO_MAX_DEVS=64
458
459 #
460 # Compile PMD for ARMv8 Crypto device
461 #
462 CONFIG_RTE_LIBRTE_PMD_ARMV8_CRYPTO=n
463 CONFIG_RTE_LIBRTE_PMD_ARMV8_CRYPTO_DEBUG=n
464
465 #
466 # Compile NXP DPAA2 crypto sec driver for CAAM HW
467 #
468 CONFIG_RTE_LIBRTE_PMD_DPAA2_SEC=n
469 CONFIG_RTE_DPAA2_SEC_PMD_MAX_NB_SESSIONS=2048
470
471 #
472 # NXP DPAA caam - crypto driver
473 #
474 CONFIG_RTE_LIBRTE_PMD_DPAA_SEC=n
475 CONFIG_RTE_LIBRTE_DPAA_SEC_DEBUG_INIT=n
476 CONFIG_RTE_LIBRTE_DPAA_SEC_DEBUG_DRIVER=n
477 CONFIG_RTE_LIBRTE_DPAA_SEC_DEBUG_RX=n
478 CONFIG_RTE_LIBRTE_DPAA_MAX_CRYPTODEV=4
479 CONFIG_RTE_DPAA_SEC_PMD_MAX_NB_SESSIONS=2048
480
481 #
482 # Compile PMD for QuickAssist based devices
483 #
484 CONFIG_RTE_LIBRTE_PMD_QAT=n
485 CONFIG_RTE_LIBRTE_PMD_QAT_DEBUG_INIT=n
486 CONFIG_RTE_LIBRTE_PMD_QAT_DEBUG_TX=n
487 CONFIG_RTE_LIBRTE_PMD_QAT_DEBUG_RX=n
488 CONFIG_RTE_LIBRTE_PMD_QAT_DEBUG_DRIVER=n
489 #
490 # Number of sessions to create in the session memory pool
491 # on a single QuickAssist device.
492 #
493 CONFIG_RTE_QAT_PMD_MAX_NB_SESSIONS=2048
494
495 #
496 # Compile PMD for AESNI backed device
497 #
498 CONFIG_RTE_LIBRTE_PMD_AESNI_MB=n
499 CONFIG_RTE_LIBRTE_PMD_AESNI_MB_DEBUG=n
500
501 #
502 # Compile PMD for Software backed device
503 #
504 CONFIG_RTE_LIBRTE_PMD_OPENSSL=n
505 CONFIG_RTE_LIBRTE_PMD_OPENSSL_DEBUG=n
506
507 #
508 # Compile PMD for AESNI GCM device
509 #
510 CONFIG_RTE_LIBRTE_PMD_AESNI_GCM=n
511 CONFIG_RTE_LIBRTE_PMD_AESNI_GCM_DEBUG=n
512
513 #
514 # Compile PMD for SNOW 3G device
515 #
516 CONFIG_RTE_LIBRTE_PMD_SNOW3G=n
517 CONFIG_RTE_LIBRTE_PMD_SNOW3G_DEBUG=n
518
519 #
520 # Compile PMD for KASUMI device
521 #
522 CONFIG_RTE_LIBRTE_PMD_KASUMI=n
523 CONFIG_RTE_LIBRTE_PMD_KASUMI_DEBUG=n
524
525 #
526 # Compile PMD for ZUC device
527 #
528 CONFIG_RTE_LIBRTE_PMD_ZUC=n
529 CONFIG_RTE_LIBRTE_PMD_ZUC_DEBUG=n
530
531 #
532 # Compile PMD for Crypto Scheduler device
533 #
534 CONFIG_RTE_LIBRTE_PMD_CRYPTO_SCHEDULER=y
535 CONFIG_RTE_LIBRTE_PMD_CRYPTO_SCHEDULER_DEBUG=n
536
537 #
538 # Compile PMD for NULL Crypto device
539 #
540 CONFIG_RTE_LIBRTE_PMD_NULL_CRYPTO=y
541
542 #
543 # Compile PMD for Marvell Crypto device
544 #
545 CONFIG_RTE_LIBRTE_PMD_MRVL_CRYPTO=n
546 CONFIG_RTE_LIBRTE_PMD_MRVL_CRYPTO_DEBUG=n
547
548 #
549 # Compile generic security library
550 #
551 CONFIG_RTE_LIBRTE_SECURITY=y
552
553 #
554 # Compile generic event device library
555 #
556 CONFIG_RTE_LIBRTE_EVENTDEV=y
557 CONFIG_RTE_LIBRTE_EVENTDEV_DEBUG=n
558 CONFIG_RTE_EVENT_MAX_DEVS=16
559 CONFIG_RTE_EVENT_MAX_QUEUES_PER_DEV=64
560
561 #
562 # Compile PMD for skeleton event device
563 #
564 CONFIG_RTE_LIBRTE_PMD_SKELETON_EVENTDEV=y
565 CONFIG_RTE_LIBRTE_PMD_SKELETON_EVENTDEV_DEBUG=n
566
567 #
568 # Compile PMD for software event device
569 #
570 CONFIG_RTE_LIBRTE_PMD_SW_EVENTDEV=y
571
572 #
573 # Compile PMD for octeontx sso event device
574 #
575 CONFIG_RTE_LIBRTE_PMD_OCTEONTX_SSOVF=y
576
577 #
578 # Compile PMD for OPDL event device
579 #
580 CONFIG_RTE_LIBRTE_PMD_OPDL_EVENTDEV=y
581
582 #
583 # Compile PMD for NXP DPAA event device
584 #
585 CONFIG_RTE_LIBRTE_PMD_DPAA_EVENTDEV=n
586
587 #
588 # Compile PMD for NXP DPAA2 event device
589 #
590 CONFIG_RTE_LIBRTE_PMD_DPAA2_EVENTDEV=n
591
592 #
593 # Compile raw device support
594 # EXPERIMENTAL: API may change without prior notice
595 #
596 CONFIG_RTE_LIBRTE_RAWDEV=y
597 CONFIG_RTE_RAWDEV_MAX_DEVS=10
598 CONFIG_RTE_LIBRTE_PMD_SKELETON_RAWDEV=y
599
600 #
601 # Compile librte_ring
602 #
603 CONFIG_RTE_LIBRTE_RING=y
604 CONFIG_RTE_RING_USE_C11_MEM_MODEL=n
605
606 #
607 # Compile librte_mempool
608 #
609 CONFIG_RTE_LIBRTE_MEMPOOL=y
610 CONFIG_RTE_MEMPOOL_CACHE_MAX_SIZE=512
611 CONFIG_RTE_LIBRTE_MEMPOOL_DEBUG=n
612
613 #
614 # Compile Mempool drivers
615 #
616 CONFIG_RTE_DRIVER_MEMPOOL_RING=y
617 CONFIG_RTE_DRIVER_MEMPOOL_STACK=y
618
619 #
620 # Compile PMD for octeontx fpa mempool device
621 #
622 CONFIG_RTE_LIBRTE_OCTEONTX_MEMPOOL=y
623
624 #
625 # Compile librte_mbuf
626 #
627 CONFIG_RTE_LIBRTE_MBUF=y
628 CONFIG_RTE_LIBRTE_MBUF_DEBUG=n
629 CONFIG_RTE_MBUF_DEFAULT_MEMPOOL_OPS="ring_mp_mc"
630 CONFIG_RTE_MBUF_REFCNT_ATOMIC=y
631 CONFIG_RTE_PKTMBUF_HEADROOM=128
632
633 #
634 # Compile librte_timer
635 #
636 CONFIG_RTE_LIBRTE_TIMER=y
637 CONFIG_RTE_LIBRTE_TIMER_DEBUG=n
638
639 #
640 # Compile librte_cfgfile
641 #
642 CONFIG_RTE_LIBRTE_CFGFILE=y
643
644 #
645 # Compile librte_cmdline
646 #
647 CONFIG_RTE_LIBRTE_CMDLINE=y
648 CONFIG_RTE_LIBRTE_CMDLINE_DEBUG=n
649
650 #
651 # Compile librte_hash
652 #
653 CONFIG_RTE_LIBRTE_HASH=y
654 CONFIG_RTE_LIBRTE_HASH_DEBUG=n
655
656 #
657 # Compile librte_efd
658 #
659 CONFIG_RTE_LIBRTE_EFD=y
660
661 #
662 # Compile librte_member
663 #
664 CONFIG_RTE_LIBRTE_MEMBER=y
665
666 #
667 # Compile librte_jobstats
668 #
669 CONFIG_RTE_LIBRTE_JOBSTATS=y
670
671 #
672 # Compile the device metrics library
673 #
674 CONFIG_RTE_LIBRTE_METRICS=y
675
676 #
677 # Compile the bitrate statistics library
678 #
679 CONFIG_RTE_LIBRTE_BITRATE=y
680
681 #
682 # Compile the latency statistics library
683 #
684 CONFIG_RTE_LIBRTE_LATENCY_STATS=y
685
686 #
687 # Compile librte_lpm
688 #
689 CONFIG_RTE_LIBRTE_LPM=y
690 CONFIG_RTE_LIBRTE_LPM_DEBUG=n
691
692 #
693 # Compile librte_acl
694 #
695 CONFIG_RTE_LIBRTE_ACL=y
696 CONFIG_RTE_LIBRTE_ACL_DEBUG=n
697
698 #
699 # Compile librte_power
700 #
701 CONFIG_RTE_LIBRTE_POWER=n
702 CONFIG_RTE_LIBRTE_POWER_DEBUG=n
703 CONFIG_RTE_MAX_LCORE_FREQS=64
704
705 #
706 # Compile librte_net
707 #
708 CONFIG_RTE_LIBRTE_NET=y
709
710 #
711 # Compile librte_ip_frag
712 #
713 CONFIG_RTE_LIBRTE_IP_FRAG=y
714 CONFIG_RTE_LIBRTE_IP_FRAG_DEBUG=n
715 CONFIG_RTE_LIBRTE_IP_FRAG_MAX_FRAG=4
716 CONFIG_RTE_LIBRTE_IP_FRAG_TBL_STAT=n
717
718 #
719 # Compile GRO library
720 #
721 CONFIG_RTE_LIBRTE_GRO=y
722
723 #
724 # Compile GSO library
725 #
726 CONFIG_RTE_LIBRTE_GSO=y
727
728 #
729 # Compile librte_meter
730 #
731 CONFIG_RTE_LIBRTE_METER=y
732
733 #
734 # Compile librte_classify
735 #
736 CONFIG_RTE_LIBRTE_FLOW_CLASSIFY=y
737
738 #
739 # Compile librte_sched
740 #
741 CONFIG_RTE_LIBRTE_SCHED=y
742 CONFIG_RTE_SCHED_DEBUG=n
743 CONFIG_RTE_SCHED_RED=n
744 CONFIG_RTE_SCHED_COLLECT_STATS=n
745 CONFIG_RTE_SCHED_SUBPORT_TC_OV=n
746 CONFIG_RTE_SCHED_PORT_N_GRINDERS=8
747 CONFIG_RTE_SCHED_VECTOR=n
748
749 #
750 # Compile the distributor library
751 #
752 CONFIG_RTE_LIBRTE_DISTRIBUTOR=y
753
754 #
755 # Compile the reorder library
756 #
757 CONFIG_RTE_LIBRTE_REORDER=y
758
759 #
760 # Compile librte_port
761 #
762 CONFIG_RTE_LIBRTE_PORT=y
763 CONFIG_RTE_PORT_STATS_COLLECT=n
764 CONFIG_RTE_PORT_PCAP=n
765
766 #
767 # Compile librte_table
768 #
769 CONFIG_RTE_LIBRTE_TABLE=y
770 CONFIG_RTE_TABLE_STATS_COLLECT=n
771
772 #
773 # Compile librte_pipeline
774 #
775 CONFIG_RTE_LIBRTE_PIPELINE=y
776 CONFIG_RTE_PIPELINE_STATS_COLLECT=n
777
778 #
779 # Compile librte_kni
780 #
781 CONFIG_RTE_LIBRTE_KNI=n
782 CONFIG_RTE_LIBRTE_PMD_KNI=n
783 CONFIG_RTE_KNI_KMOD=n
784 CONFIG_RTE_KNI_KMOD_ETHTOOL=n
785 CONFIG_RTE_KNI_PREEMPT_DEFAULT=y
786
787 #
788 # Compile the pdump library
789 #
790 CONFIG_RTE_LIBRTE_PDUMP=y
791
792 #
793 # Compile vhost user library
794 #
795 CONFIG_RTE_LIBRTE_VHOST=n
796 CONFIG_RTE_LIBRTE_VHOST_NUMA=n
797 CONFIG_RTE_LIBRTE_VHOST_DEBUG=n
798
799 #
800 # Compile vhost PMD
801 # To compile, CONFIG_RTE_LIBRTE_VHOST should be enabled.
802 #
803 CONFIG_RTE_LIBRTE_PMD_VHOST=n
804
805 #
806 # Compile the test application
807 #
808 CONFIG_RTE_APP_TEST=y
809 CONFIG_RTE_APP_TEST_RESOURCE_TAR=n
810
811 #
812 # Compile the procinfo application
813 #
814 CONFIG_RTE_PROC_INFO=n
815
816 #
817 # Compile the PMD test application
818 #
819 CONFIG_RTE_TEST_PMD=y
820 CONFIG_RTE_TEST_PMD_RECORD_CORE_CYCLES=n
821 CONFIG_RTE_TEST_PMD_RECORD_BURST_STATS=n
822
823 #
824 # Compile the bbdev test application
825 #
826 CONFIG_RTE_TEST_BBDEV=y
827
828 #
829 # Compile the crypto performance application
830 #
831 CONFIG_RTE_APP_CRYPTO_PERF=y
832
833 #
834 # Compile the eventdev application
835 #
836 CONFIG_RTE_APP_EVENTDEV=y