crypto/dpaa2_sec: upgarde mc FW APIs to 10.10.0
[dpdk.git] / drivers / bus / fslmc / portal / dpaa2_hw_pvt.h
1 /* SPDX-License-Identifier: BSD-3-Clause
2  *
3  *   Copyright (c) 2016 Freescale Semiconductor, Inc. All rights reserved.
4  *   Copyright 2016 NXP
5  *
6  */
7
8 #ifndef _DPAA2_HW_PVT_H_
9 #define _DPAA2_HW_PVT_H_
10
11 #include <rte_eventdev.h>
12 #include <dpaax_iova_table.h>
13
14 #include <mc/fsl_mc_sys.h>
15 #include <fsl_qbman_portal.h>
16
17 #ifndef false
18 #define false      0
19 #endif
20 #ifndef true
21 #define true       1
22 #endif
23 #define lower_32_bits(x) ((uint32_t)(x))
24 #define upper_32_bits(x) ((uint32_t)(((x) >> 16) >> 16))
25
26 #define SVR_LS1080A             0x87030000
27 #define SVR_LS2080A             0x87010000
28 #define SVR_LS2088A             0x87090000
29 #define SVR_LX2160A             0x87360000
30
31 #ifndef VLAN_TAG_SIZE
32 #define VLAN_TAG_SIZE   4 /** < Vlan Header Length */
33 #endif
34
35 #define MAX_TX_RING_SLOTS       8
36         /** <Maximum number of slots available in TX ring*/
37
38 #define DPAA2_DQRR_RING_SIZE    16
39         /** <Maximum number of slots available in RX ring*/
40
41 #define MC_PORTAL_INDEX         0
42 #define NUM_DPIO_REGIONS        2
43 #define NUM_DQS_PER_QUEUE       2
44
45 /* Maximum release/acquire from QBMAN */
46 #define DPAA2_MBUF_MAX_ACQ_REL  7
47
48 #define DPAA2_MEMPOOL_OPS_NAME          "dpaa2"
49
50 #define MAX_BPID 256
51 #define DPAA2_MBUF_HW_ANNOTATION        64
52 #define DPAA2_FD_PTA_SIZE               0
53
54 #if (DPAA2_MBUF_HW_ANNOTATION + DPAA2_FD_PTA_SIZE) > RTE_PKTMBUF_HEADROOM
55 #error "Annotation requirement is more than RTE_PKTMBUF_HEADROOM"
56 #endif
57
58 /* we will re-use the HEADROOM for annotation in RX */
59 #define DPAA2_HW_BUF_RESERVE    0
60 #define DPAA2_PACKET_LAYOUT_ALIGN       64 /*changing from 256 */
61
62 #define DPAA2_DPCI_MAX_QUEUES 2
63
64 struct dpaa2_dpio_dev {
65         TAILQ_ENTRY(dpaa2_dpio_dev) next;
66                 /**< Pointer to Next device instance */
67         uint16_t index; /**< Index of a instance in the list */
68         rte_atomic16_t ref_count;
69                 /**< How many thread contexts are sharing this.*/
70         struct fsl_mc_io *dpio; /** handle to DPIO portal object */
71         uint16_t token;
72         struct qbman_swp *sw_portal; /** SW portal object */
73         const struct qbman_result *dqrr[4];
74                 /**< DQRR Entry for this SW portal */
75         void *mc_portal; /**< MC Portal for configuring this device */
76         uintptr_t qbman_portal_ce_paddr;
77                 /**< Physical address of Cache Enabled Area */
78         uintptr_t ce_size; /**< Size of the CE region */
79         uintptr_t qbman_portal_ci_paddr;
80                 /**< Physical address of Cache Inhibit Area */
81         uintptr_t ci_size; /**< Size of the CI region */
82         struct rte_intr_handle intr_handle; /* Interrupt related info */
83         int32_t epoll_fd; /**< File descriptor created for interrupt polling */
84         int32_t hw_id; /**< An unique ID of this DPIO device instance */
85 };
86
87 struct dpaa2_dpbp_dev {
88         TAILQ_ENTRY(dpaa2_dpbp_dev) next;
89                 /**< Pointer to Next device instance */
90         struct fsl_mc_io dpbp;  /** handle to DPBP portal object */
91         uint16_t token;
92         rte_atomic16_t in_use;
93         uint32_t dpbp_id; /*HW ID for DPBP object */
94 };
95
96 struct queue_storage_info_t {
97         struct qbman_result *dq_storage[NUM_DQS_PER_QUEUE];
98         struct qbman_result *active_dqs;
99         uint8_t active_dpio_id;
100         uint8_t toggle;
101         uint8_t last_num_pkts;
102 };
103
104 struct dpaa2_queue;
105
106 typedef void (dpaa2_queue_cb_dqrr_t)(struct qbman_swp *swp,
107                 const struct qbman_fd *fd,
108                 const struct qbman_result *dq,
109                 struct dpaa2_queue *rxq,
110                 struct rte_event *ev);
111
112 struct dpaa2_queue {
113         struct rte_mempool *mb_pool; /**< mbuf pool to populate RX ring. */
114         void *dev;
115         int32_t eventfd;        /*!< Event Fd of this queue */
116         uint32_t fqid;          /*!< Unique ID of this queue */
117         uint8_t tc_index;       /*!< traffic class identifier */
118         uint16_t flow_id;       /*!< To be used by DPAA2 frmework */
119         uint64_t rx_pkts;
120         uint64_t tx_pkts;
121         uint64_t err_pkts;
122         union {
123                 struct queue_storage_info_t *q_storage;
124                 struct qbman_result *cscn;
125         };
126         struct rte_event ev;
127         dpaa2_queue_cb_dqrr_t *cb;
128 };
129
130 struct swp_active_dqs {
131         struct qbman_result *global_active_dqs;
132         uint64_t reserved[7];
133 };
134
135 #define NUM_MAX_SWP 64
136
137 extern struct swp_active_dqs rte_global_active_dqs_list[NUM_MAX_SWP];
138
139 struct dpaa2_dpci_dev {
140         TAILQ_ENTRY(dpaa2_dpci_dev) next;
141                 /**< Pointer to Next device instance */
142         struct fsl_mc_io dpci;  /** handle to DPCI portal object */
143         uint16_t token;
144         rte_atomic16_t in_use;
145         uint32_t dpci_id; /*HW ID for DPCI object */
146         struct dpaa2_queue rx_queue[DPAA2_DPCI_MAX_QUEUES];
147         struct dpaa2_queue tx_queue[DPAA2_DPCI_MAX_QUEUES];
148 };
149
150 /*! Global MCP list */
151 extern void *(*rte_mcp_ptr_list);
152
153 /* Refer to Table 7-3 in SEC BG */
154 struct qbman_fle {
155         uint32_t addr_lo;
156         uint32_t addr_hi;
157         uint32_t length;
158         /* FMT must be 00, MSB is final bit  */
159         uint32_t fin_bpid_offset;
160         uint32_t frc;
161         uint32_t reserved[3]; /* Not used currently */
162 };
163
164 struct qbman_sge {
165         uint32_t addr_lo;
166         uint32_t addr_hi;
167         uint32_t length;
168         uint32_t fin_bpid_offset;
169 };
170
171 /* There are three types of frames: Single, Scatter Gather and Frame Lists */
172 enum qbman_fd_format {
173         qbman_fd_single = 0,
174         qbman_fd_list,
175         qbman_fd_sg
176 };
177 /*Macros to define operations on FD*/
178 #define DPAA2_SET_FD_ADDR(fd, addr) do {                        \
179         (fd)->simple.addr_lo = lower_32_bits((size_t)(addr));   \
180         (fd)->simple.addr_hi = upper_32_bits((uint64_t)(addr)); \
181 } while (0)
182 #define DPAA2_SET_FD_LEN(fd, length)    ((fd)->simple.len = length)
183 #define DPAA2_SET_FD_BPID(fd, bpid)     ((fd)->simple.bpid_offset |= bpid)
184 #define DPAA2_SET_ONLY_FD_BPID(fd, bpid) \
185         ((fd)->simple.bpid_offset = bpid)
186 #define DPAA2_SET_FD_IVP(fd)   (((fd)->simple.bpid_offset |= 0x00004000))
187 #define DPAA2_SET_FD_OFFSET(fd, offset) \
188         (((fd)->simple.bpid_offset |= (uint32_t)(offset) << 16))
189 #define DPAA2_SET_FD_INTERNAL_JD(fd, len) \
190         ((fd)->simple.frc = (0x80000000 | (len)))
191 #define DPAA2_GET_FD_FRC_PARSE_SUM(fd)  \
192                         ((uint16_t)(((fd)->simple.frc & 0xffff0000) >> 16))
193 #define DPAA2_SET_FD_FRC(fd, _frc)      ((fd)->simple.frc = _frc)
194 #define DPAA2_RESET_FD_CTRL(fd)  ((fd)->simple.ctrl = 0)
195
196 #define DPAA2_SET_FD_ASAL(fd, asal)     ((fd)->simple.ctrl |= (asal << 16))
197 #define DPAA2_SET_FD_FLC(fd, addr)      do { \
198         (fd)->simple.flc_lo = lower_32_bits((size_t)(addr));    \
199         (fd)->simple.flc_hi = upper_32_bits((uint64_t)(addr));  \
200 } while (0)
201 #define DPAA2_SET_FLE_INTERNAL_JD(fle, len) ((fle)->frc = (0x80000000 | (len)))
202 #define DPAA2_GET_FLE_ADDR(fle)                                 \
203         (size_t)((((uint64_t)((fle)->addr_hi)) << 32) + (fle)->addr_lo)
204 #define DPAA2_SET_FLE_ADDR(fle, addr) do { \
205         (fle)->addr_lo = lower_32_bits((size_t)addr);           \
206         (fle)->addr_hi = upper_32_bits((uint64_t)addr);         \
207 } while (0)
208 #define DPAA2_GET_FLE_CTXT(fle)                                 \
209         ((((uint64_t)((fle)->reserved[1])) << 32) + (fle)->reserved[0])
210 #define DPAA2_FLE_SAVE_CTXT(fle, addr) do { \
211         (fle)->reserved[0] = lower_32_bits((size_t)addr);       \
212         (fle)->reserved[1] = upper_32_bits((uint64_t)addr);     \
213 } while (0)
214 #define DPAA2_SET_FLE_OFFSET(fle, offset) \
215         ((fle)->fin_bpid_offset |= (uint32_t)(offset) << 16)
216 #define DPAA2_SET_FLE_LEN(fle, len)    ((fle)->length = len)
217 #define DPAA2_SET_FLE_BPID(fle, bpid) ((fle)->fin_bpid_offset |= (size_t)bpid)
218 #define DPAA2_GET_FLE_BPID(fle) ((fle)->fin_bpid_offset & 0x000000ff)
219 #define DPAA2_SET_FLE_FIN(fle)  ((fle)->fin_bpid_offset |= 1 << 31)
220 #define DPAA2_SET_FLE_IVP(fle)   (((fle)->fin_bpid_offset |= 0x00004000))
221 #define DPAA2_SET_FLE_BMT(fle)   (((fle)->fin_bpid_offset |= 0x00008000))
222 #define DPAA2_SET_FD_COMPOUND_FMT(fd)   \
223         ((fd)->simple.bpid_offset |= (uint32_t)1 << 28)
224 #define DPAA2_GET_FD_ADDR(fd)   \
225 (((((uint64_t)((fd)->simple.addr_hi)) << 32) + (fd)->simple.addr_lo))
226
227 #define DPAA2_GET_FD_LEN(fd)    ((fd)->simple.len)
228 #define DPAA2_GET_FD_BPID(fd)   (((fd)->simple.bpid_offset & 0x00003FFF))
229 #define DPAA2_GET_FD_IVP(fd)   (((fd)->simple.bpid_offset & 0x00004000) >> 14)
230 #define DPAA2_GET_FD_OFFSET(fd) (((fd)->simple.bpid_offset & 0x0FFF0000) >> 16)
231 #define DPAA2_GET_FD_FRC(fd)   ((fd)->simple.frc)
232 #define DPAA2_GET_FD_FLC(fd) \
233         (((uint64_t)((fd)->simple.flc_hi) << 32) + (fd)->simple.flc_lo)
234 #define DPAA2_GET_FD_ERR(fd)   ((fd)->simple.bpid_offset & 0x000000FF)
235 #define DPAA2_GET_FLE_OFFSET(fle) (((fle)->fin_bpid_offset & 0x0FFF0000) >> 16)
236 #define DPAA2_SET_FLE_SG_EXT(fle) ((fle)->fin_bpid_offset |= (uint64_t)1 << 29)
237 #define DPAA2_IS_SET_FLE_SG_EXT(fle)    \
238         (((fle)->fin_bpid_offset & ((uint64_t)1 << 29)) ? 1 : 0)
239
240 #define DPAA2_INLINE_MBUF_FROM_BUF(buf, meta_data_size) \
241         ((struct rte_mbuf *)((size_t)(buf) - (meta_data_size)))
242
243 #define DPAA2_ASAL_VAL (DPAA2_MBUF_HW_ANNOTATION / 64)
244
245 #define DPAA2_FD_SET_FORMAT(fd, format) do {                            \
246                 (fd)->simple.bpid_offset &= 0xCFFFFFFF;                 \
247                 (fd)->simple.bpid_offset |= (uint32_t)format << 28;     \
248 } while (0)
249 #define DPAA2_FD_GET_FORMAT(fd) (((fd)->simple.bpid_offset >> 28) & 0x3)
250
251 #define DPAA2_SG_SET_FINAL(sg, fin)     do {                            \
252                 (sg)->fin_bpid_offset &= 0x7FFFFFFF;                    \
253                 (sg)->fin_bpid_offset |= (uint32_t)fin << 31;           \
254 } while (0)
255 #define DPAA2_SG_IS_FINAL(sg) (!!((sg)->fin_bpid_offset >> 31))
256 /* Only Enqueue Error responses will be
257  * pushed on FQID_ERR of Enqueue FQ
258  */
259 #define DPAA2_EQ_RESP_ERR_FQ            0
260 /* All Enqueue responses will be pushed on address
261  * set with qbman_eq_desc_set_response
262  */
263 #define DPAA2_EQ_RESP_ALWAYS            1
264
265 /* Various structures representing contiguous memory maps */
266 struct dpaa2_memseg {
267         TAILQ_ENTRY(dpaa2_memseg) next;
268         char *vaddr;
269         rte_iova_t iova;
270         size_t len;
271 };
272
273 TAILQ_HEAD(dpaa2_memseg_list, dpaa2_memseg);
274 extern struct dpaa2_memseg_list rte_dpaa2_memsegs;
275
276 #ifdef RTE_LIBRTE_DPAA2_USE_PHYS_IOVA
277 extern uint8_t dpaa2_virt_mode;
278 static void *dpaa2_mem_ptov(phys_addr_t paddr) __attribute__((unused));
279
280 static void *dpaa2_mem_ptov(phys_addr_t paddr)
281 {
282         void *va;
283
284         if (dpaa2_virt_mode)
285                 return (void *)(size_t)paddr;
286
287         va = (void *)dpaax_iova_table_get_va(paddr);
288         if (likely(va != NULL))
289                 return va;
290
291         /* If not, Fallback to full memseg list searching */
292         va = rte_mem_iova2virt(paddr);
293
294         return va;
295 }
296
297 static phys_addr_t dpaa2_mem_vtop(uint64_t vaddr) __attribute__((unused));
298
299 static phys_addr_t dpaa2_mem_vtop(uint64_t vaddr)
300 {
301         const struct rte_memseg *memseg;
302
303         if (dpaa2_virt_mode)
304                 return vaddr;
305
306         memseg = rte_mem_virt2memseg((void *)(uintptr_t)vaddr, NULL);
307         if (memseg)
308                 return memseg->phys_addr + RTE_PTR_DIFF(vaddr, memseg->addr);
309         return (size_t)NULL;
310 }
311
312 /**
313  * When we are using Physical addresses as IO Virtual Addresses,
314  * Need to call conversion routines dpaa2_mem_vtop & dpaa2_mem_ptov
315  * wherever required.
316  * These routines are called with help of below MACRO's
317  */
318
319 #define DPAA2_MBUF_VADDR_TO_IOVA(mbuf) ((mbuf)->buf_iova)
320
321 /**
322  * macro to convert Virtual address to IOVA
323  */
324 #define DPAA2_VADDR_TO_IOVA(_vaddr) dpaa2_mem_vtop((size_t)(_vaddr))
325
326 /**
327  * macro to convert IOVA to Virtual address
328  */
329 #define DPAA2_IOVA_TO_VADDR(_iova) dpaa2_mem_ptov((size_t)(_iova))
330
331 /**
332  * macro to convert modify the memory containing IOVA to Virtual address
333  */
334 #define DPAA2_MODIFY_IOVA_TO_VADDR(_mem, _type) \
335         {_mem = (_type)(dpaa2_mem_ptov((size_t)(_mem))); }
336
337 #else   /* RTE_LIBRTE_DPAA2_USE_PHYS_IOVA */
338
339 #define DPAA2_MBUF_VADDR_TO_IOVA(mbuf) ((mbuf)->buf_addr)
340 #define DPAA2_VADDR_TO_IOVA(_vaddr) (_vaddr)
341 #define DPAA2_IOVA_TO_VADDR(_iova) (_iova)
342 #define DPAA2_MODIFY_IOVA_TO_VADDR(_mem, _type)
343
344 #endif /* RTE_LIBRTE_DPAA2_USE_PHYS_IOVA */
345
346 static inline
347 int check_swp_active_dqs(uint16_t dpio_index)
348 {
349         if (rte_global_active_dqs_list[dpio_index].global_active_dqs != NULL)
350                 return 1;
351         return 0;
352 }
353
354 static inline
355 void clear_swp_active_dqs(uint16_t dpio_index)
356 {
357         rte_global_active_dqs_list[dpio_index].global_active_dqs = NULL;
358 }
359
360 static inline
361 struct qbman_result *get_swp_active_dqs(uint16_t dpio_index)
362 {
363         return rte_global_active_dqs_list[dpio_index].global_active_dqs;
364 }
365
366 static inline
367 void set_swp_active_dqs(uint16_t dpio_index, struct qbman_result *dqs)
368 {
369         rte_global_active_dqs_list[dpio_index].global_active_dqs = dqs;
370 }
371 struct dpaa2_dpbp_dev *dpaa2_alloc_dpbp_dev(void);
372 void dpaa2_free_dpbp_dev(struct dpaa2_dpbp_dev *dpbp);
373 int dpaa2_dpbp_supported(void);
374
375 struct dpaa2_dpci_dev *rte_dpaa2_alloc_dpci_dev(void);
376 void rte_dpaa2_free_dpci_dev(struct dpaa2_dpci_dev *dpci);
377
378 #endif