bus/pci: support IOVA as VA in PowerVM LPARs
[dpdk.git] / drivers / common / cnxk / roc_nix.c
1 /* SPDX-License-Identifier: BSD-3-Clause
2  * Copyright(C) 2021 Marvell.
3  */
4
5 #include "roc_api.h"
6 #include "roc_priv.h"
7
8 bool
9 roc_nix_is_lbk(struct roc_nix *roc_nix)
10 {
11         struct nix *nix = roc_nix_to_nix_priv(roc_nix);
12
13         return nix->lbk_link;
14 }
15
16 int
17 roc_nix_get_base_chan(struct roc_nix *roc_nix)
18 {
19         struct nix *nix = roc_nix_to_nix_priv(roc_nix);
20
21         return nix->rx_chan_base;
22 }
23
24 uint16_t
25 roc_nix_get_vwqe_interval(struct roc_nix *roc_nix)
26 {
27         struct nix *nix = roc_nix_to_nix_priv(roc_nix);
28
29         return nix->vwqe_interval;
30 }
31
32 bool
33 roc_nix_is_sdp(struct roc_nix *roc_nix)
34 {
35         struct nix *nix = roc_nix_to_nix_priv(roc_nix);
36
37         return nix->sdp_link;
38 }
39
40 bool
41 roc_nix_is_pf(struct roc_nix *roc_nix)
42 {
43         struct nix *nix = roc_nix_to_nix_priv(roc_nix);
44
45         return !dev_is_vf(&nix->dev);
46 }
47
48 int
49 roc_nix_get_pf(struct roc_nix *roc_nix)
50 {
51         struct nix *nix = roc_nix_to_nix_priv(roc_nix);
52         struct dev *dev = &nix->dev;
53
54         return dev_get_pf(dev->pf_func);
55 }
56
57 int
58 roc_nix_get_vf(struct roc_nix *roc_nix)
59 {
60         struct nix *nix = roc_nix_to_nix_priv(roc_nix);
61         struct dev *dev = &nix->dev;
62
63         return dev_get_vf(dev->pf_func);
64 }
65
66 bool
67 roc_nix_is_vf_or_sdp(struct roc_nix *roc_nix)
68 {
69         struct nix *nix = roc_nix_to_nix_priv(roc_nix);
70
71         return (dev_is_vf(&nix->dev) != 0) || roc_nix_is_sdp(roc_nix);
72 }
73
74 uint16_t
75 roc_nix_get_pf_func(struct roc_nix *roc_nix)
76 {
77         struct nix *nix = roc_nix_to_nix_priv(roc_nix);
78         struct dev *dev = &nix->dev;
79
80         return dev->pf_func;
81 }
82
83 int
84 roc_nix_lf_inl_ipsec_cfg(struct roc_nix *roc_nix, struct roc_nix_ipsec_cfg *cfg,
85                          bool enb)
86 {
87         struct nix *nix = roc_nix_to_nix_priv(roc_nix);
88         struct nix_inline_ipsec_lf_cfg *lf_cfg;
89         struct mbox *mbox = (&nix->dev)->mbox;
90
91         lf_cfg = mbox_alloc_msg_nix_inline_ipsec_lf_cfg(mbox);
92         if (lf_cfg == NULL)
93                 return -ENOSPC;
94
95         if (enb) {
96                 lf_cfg->enable = 1;
97                 lf_cfg->sa_base_addr = cfg->iova;
98                 lf_cfg->ipsec_cfg1.sa_idx_w = plt_log2_u32(cfg->max_sa);
99                 lf_cfg->ipsec_cfg0.lenm1_max = roc_nix_max_pkt_len(roc_nix) - 1;
100                 lf_cfg->ipsec_cfg1.sa_idx_max = cfg->max_sa - 1;
101                 lf_cfg->ipsec_cfg0.sa_pow2_size = plt_log2_u32(cfg->sa_size);
102                 lf_cfg->ipsec_cfg0.tag_const = cfg->tag_const;
103                 lf_cfg->ipsec_cfg0.tt = cfg->tt;
104         } else {
105                 lf_cfg->enable = 0;
106         }
107
108         return mbox_process(mbox);
109 }
110
111 int
112 roc_nix_max_pkt_len(struct roc_nix *roc_nix)
113 {
114         struct nix *nix = roc_nix_to_nix_priv(roc_nix);
115
116         if (roc_model_is_cn9k())
117                 return NIX_CN9K_MAX_HW_FRS;
118
119         if (nix->lbk_link || roc_nix_is_sdp(roc_nix))
120                 return NIX_LBK_MAX_HW_FRS;
121
122         return NIX_RPM_MAX_HW_FRS;
123 }
124
125 int
126 roc_nix_lf_alloc(struct roc_nix *roc_nix, uint32_t nb_rxq, uint32_t nb_txq,
127                  uint64_t rx_cfg)
128 {
129         struct nix *nix = roc_nix_to_nix_priv(roc_nix);
130         struct mbox *mbox = (&nix->dev)->mbox;
131         struct nix_lf_alloc_req *req;
132         struct nix_lf_alloc_rsp *rsp;
133         int rc = -ENOSPC;
134
135         req = mbox_alloc_msg_nix_lf_alloc(mbox);
136         if (req == NULL)
137                 return rc;
138         req->rq_cnt = nb_rxq;
139         req->sq_cnt = nb_txq;
140         req->cq_cnt = nb_rxq;
141         /* XQESZ can be W64 or W16 */
142         req->xqe_sz = NIX_XQESZ_W16;
143         req->rss_sz = nix->reta_sz;
144         req->rss_grps = ROC_NIX_RSS_GRPS;
145         req->npa_func = idev_npa_pffunc_get();
146         req->sso_func = idev_sso_pffunc_get();
147         req->rx_cfg = rx_cfg;
148
149         if (!roc_nix->rss_tag_as_xor)
150                 req->flags = NIX_LF_RSS_TAG_LSB_AS_ADDER;
151
152         rc = mbox_process_msg(mbox, (void *)&rsp);
153         if (rc)
154                 goto fail;
155
156         nix->sqb_size = rsp->sqb_size;
157         nix->tx_chan_base = rsp->tx_chan_base;
158         nix->rx_chan_base = rsp->rx_chan_base;
159         if (roc_nix_is_lbk(roc_nix) && roc_nix->enable_loop)
160                 nix->tx_chan_base = rsp->rx_chan_base;
161         nix->rx_chan_cnt = rsp->rx_chan_cnt;
162         nix->tx_chan_cnt = rsp->tx_chan_cnt;
163         nix->lso_tsov4_idx = rsp->lso_tsov4_idx;
164         nix->lso_tsov6_idx = rsp->lso_tsov6_idx;
165         nix->lf_tx_stats = rsp->lf_tx_stats;
166         nix->lf_rx_stats = rsp->lf_rx_stats;
167         nix->cints = rsp->cints;
168         roc_nix->cints = rsp->cints;
169         nix->qints = rsp->qints;
170         nix->ptp_en = rsp->hw_rx_tstamp_en;
171         roc_nix->rx_ptp_ena = rsp->hw_rx_tstamp_en;
172         nix->cgx_links = rsp->cgx_links;
173         nix->lbk_links = rsp->lbk_links;
174         nix->sdp_links = rsp->sdp_links;
175         nix->tx_link = rsp->tx_link;
176         nix->nb_rx_queues = nb_rxq;
177         nix->nb_tx_queues = nb_txq;
178         nix->sqs = plt_zmalloc(sizeof(struct roc_nix_sq *) * nb_txq, 0);
179         if (!nix->sqs)
180                 return -ENOMEM;
181 fail:
182         return rc;
183 }
184
185 int
186 roc_nix_lf_free(struct roc_nix *roc_nix)
187 {
188         struct nix *nix = roc_nix_to_nix_priv(roc_nix);
189         struct mbox *mbox = (&nix->dev)->mbox;
190         struct nix_lf_free_req *req;
191         struct ndc_sync_op *ndc_req;
192         int rc = -ENOSPC;
193
194         plt_free(nix->sqs);
195         nix->sqs = NULL;
196
197         /* Sync NDC-NIX for LF */
198         ndc_req = mbox_alloc_msg_ndc_sync_op(mbox);
199         if (ndc_req == NULL)
200                 return rc;
201         ndc_req->nix_lf_tx_sync = 1;
202         ndc_req->nix_lf_rx_sync = 1;
203         rc = mbox_process(mbox);
204         if (rc)
205                 plt_err("Error on NDC-NIX-[TX, RX] LF sync, rc %d", rc);
206
207         req = mbox_alloc_msg_nix_lf_free(mbox);
208         if (req == NULL)
209                 return -ENOSPC;
210         /* Let AF driver free all this nix lf's
211          * NPC entries allocated using NPC MBOX.
212          */
213         req->flags = 0;
214
215         return mbox_process(mbox);
216 }
217
218 static inline int
219 nix_lf_attach(struct dev *dev)
220 {
221         struct mbox *mbox = dev->mbox;
222         struct rsrc_attach_req *req;
223         int rc = -ENOSPC;
224
225         /* Attach NIX(lf) */
226         req = mbox_alloc_msg_attach_resources(mbox);
227         if (req == NULL)
228                 return rc;
229         req->modify = true;
230         req->nixlf = true;
231
232         return mbox_process(mbox);
233 }
234
235 static inline int
236 nix_lf_get_msix_offset(struct dev *dev, struct nix *nix)
237 {
238         struct msix_offset_rsp *msix_rsp;
239         struct mbox *mbox = dev->mbox;
240         int rc;
241
242         /* Get MSIX vector offsets */
243         mbox_alloc_msg_msix_offset(mbox);
244         rc = mbox_process_msg(mbox, (void *)&msix_rsp);
245         if (rc == 0)
246                 nix->msixoff = msix_rsp->nix_msixoff;
247
248         return rc;
249 }
250
251 static inline int
252 nix_lf_detach(struct nix *nix)
253 {
254         struct mbox *mbox = (&nix->dev)->mbox;
255         struct rsrc_detach_req *req;
256         int rc = -ENOSPC;
257
258         req = mbox_alloc_msg_detach_resources(mbox);
259         if (req == NULL)
260                 return rc;
261         req->partial = true;
262         req->nixlf = true;
263
264         return mbox_process(mbox);
265 }
266
267 static int
268 roc_nix_get_hw_info(struct roc_nix *roc_nix)
269 {
270         struct nix *nix = roc_nix_to_nix_priv(roc_nix);
271         struct mbox *mbox = (&nix->dev)->mbox;
272         struct nix_hw_info *hw_info;
273         int rc;
274
275         mbox_alloc_msg_nix_get_hw_info(mbox);
276         rc = mbox_process_msg(mbox, (void *)&hw_info);
277         if (rc == 0)
278                 nix->vwqe_interval = hw_info->vwqe_delay;
279
280         return rc;
281 }
282
283 static void
284 sdp_lbk_id_update(struct plt_pci_device *pci_dev, struct nix *nix)
285 {
286         nix->sdp_link = false;
287         nix->lbk_link = false;
288
289         /* Update SDP/LBK link based on PCI device id */
290         switch (pci_dev->id.device_id) {
291         case PCI_DEVID_CNXK_RVU_SDP_PF:
292         case PCI_DEVID_CNXK_RVU_SDP_VF:
293                 nix->sdp_link = true;
294                 break;
295         case PCI_DEVID_CNXK_RVU_AF_VF:
296                 nix->lbk_link = true;
297                 break;
298         default:
299                 break;
300         }
301 }
302
303 static inline uint64_t
304 nix_get_blkaddr(struct dev *dev)
305 {
306         uint64_t reg;
307
308         /* Reading the discovery register to know which NIX is the LF
309          * attached to.
310          */
311         reg = plt_read64(dev->bar2 +
312                          RVU_PF_BLOCK_ADDRX_DISC(RVU_BLOCK_ADDR_NIX0));
313
314         return reg & 0x1FFULL ? RVU_BLOCK_ADDR_NIX0 : RVU_BLOCK_ADDR_NIX1;
315 }
316
317 int
318 roc_nix_dev_init(struct roc_nix *roc_nix)
319 {
320         enum roc_nix_rss_reta_sz reta_sz;
321         struct plt_pci_device *pci_dev;
322         uint16_t max_sqb_count;
323         uint64_t blkaddr;
324         struct dev *dev;
325         struct nix *nix;
326         int rc;
327
328         if (roc_nix == NULL || roc_nix->pci_dev == NULL)
329                 return NIX_ERR_PARAM;
330
331         reta_sz = roc_nix->reta_sz;
332         if (reta_sz != 0 && reta_sz != 64 && reta_sz != 128 && reta_sz != 256)
333                 return NIX_ERR_PARAM;
334
335         if (reta_sz == 0)
336                 reta_sz = ROC_NIX_RSS_RETA_SZ_64;
337
338         max_sqb_count = roc_nix->max_sqb_count;
339         max_sqb_count = PLT_MIN(max_sqb_count, NIX_MAX_SQB);
340         max_sqb_count = PLT_MAX(max_sqb_count, NIX_MIN_SQB);
341         roc_nix->max_sqb_count = max_sqb_count;
342
343         PLT_STATIC_ASSERT(sizeof(struct nix) <= ROC_NIX_MEM_SZ);
344         nix = roc_nix_to_nix_priv(roc_nix);
345         pci_dev = roc_nix->pci_dev;
346         dev = &nix->dev;
347
348         if (nix->dev.drv_inited)
349                 return 0;
350
351         if (dev->mbox_active)
352                 goto skip_dev_init;
353
354         memset(nix, 0, sizeof(*nix));
355         /* Initialize device  */
356         rc = dev_init(dev, pci_dev);
357         if (rc) {
358                 plt_err("Failed to init roc device");
359                 goto fail;
360         }
361
362 skip_dev_init:
363         dev->roc_nix = roc_nix;
364
365         nix->lmt_base = dev->lmt_base;
366         /* Expose base LMT line address for
367          * "Per Core LMT line" mode.
368          */
369         roc_nix->lmt_base = dev->lmt_base;
370
371         /* Attach NIX LF */
372         rc = nix_lf_attach(dev);
373         if (rc)
374                 goto dev_fini;
375
376         blkaddr = nix_get_blkaddr(dev);
377         nix->is_nix1 = (blkaddr == RVU_BLOCK_ADDR_NIX1);
378
379         /* Calculating base address based on which NIX block LF
380          * is attached to.
381          */
382         nix->base = dev->bar2 + (blkaddr << 20);
383
384         /* Get NIX MSIX offset */
385         rc = nix_lf_get_msix_offset(dev, nix);
386         if (rc)
387                 goto lf_detach;
388
389         /* Update nix context */
390         sdp_lbk_id_update(pci_dev, nix);
391         nix->pci_dev = pci_dev;
392         nix->reta_sz = reta_sz;
393         nix->mtu = ROC_NIX_DEFAULT_HW_FRS;
394
395         /* Register error and ras interrupts */
396         rc = nix_register_irqs(nix);
397         if (rc)
398                 goto lf_detach;
399
400         rc = nix_tm_conf_init(roc_nix);
401         if (rc)
402                 goto unregister_irqs;
403
404         /* Get NIX HW info */
405         roc_nix_get_hw_info(roc_nix);
406         nix->dev.drv_inited = true;
407
408         return 0;
409 unregister_irqs:
410         nix_unregister_irqs(nix);
411 lf_detach:
412         nix_lf_detach(nix);
413 dev_fini:
414         rc |= dev_fini(dev, pci_dev);
415 fail:
416         return rc;
417 }
418
419 int
420 roc_nix_dev_fini(struct roc_nix *roc_nix)
421 {
422         struct nix *nix = roc_nix_to_nix_priv(roc_nix);
423         int rc = 0;
424
425         if (nix == NULL)
426                 return NIX_ERR_PARAM;
427
428         if (!nix->dev.drv_inited)
429                 goto fini;
430
431         nix_tm_conf_fini(roc_nix);
432         nix_unregister_irqs(nix);
433
434         rc = nix_lf_detach(nix);
435         nix->dev.drv_inited = false;
436 fini:
437         rc |= dev_fini(&nix->dev, nix->pci_dev);
438         return rc;
439 }