common/mlx5: fix default devargs initialization
[dpdk.git] / drivers / common / mlx5 / mlx5_devx_cmds.h
1 /* SPDX-License-Identifier: BSD-3-Clause
2  * Copyright 2019 Mellanox Technologies, Ltd
3  */
4
5 #ifndef RTE_PMD_MLX5_DEVX_CMDS_H_
6 #define RTE_PMD_MLX5_DEVX_CMDS_H_
7
8 #include <rte_compat.h>
9 #include <rte_bitops.h>
10
11 #include "mlx5_glue.h"
12 #include "mlx5_prm.h"
13
14 /* This is limitation of libibverbs: in length variable type is u16. */
15 #define MLX5_DEVX_MAX_KLM_ENTRIES ((UINT16_MAX - \
16                 MLX5_ST_SZ_DW(create_mkey_in) * 4) / (MLX5_ST_SZ_DW(klm) * 4))
17
18 struct mlx5_devx_mkey_attr {
19         uint64_t addr;
20         uint64_t size;
21         uint32_t umem_id;
22         uint32_t pd;
23         uint32_t log_entity_size;
24         uint32_t pg_access:1;
25         uint32_t relaxed_ordering_write:1;
26         uint32_t relaxed_ordering_read:1;
27         uint32_t umr_en:1;
28         uint32_t crypto_en:2;
29         uint32_t set_remote_rw:1;
30         struct mlx5_klm *klm_array;
31         int klm_num;
32 };
33
34 /* HCA qos attributes. */
35 struct mlx5_hca_qos_attr {
36         uint32_t sup:1; /* Whether QOS is supported. */
37         uint32_t flow_meter_old:1; /* Flow meter is supported, old version. */
38         uint32_t packet_pacing:1; /* Packet pacing is supported. */
39         uint32_t wqe_rate_pp:1; /* Packet pacing WQE rate mode. */
40         uint32_t flow_meter:1;
41         /*
42          * Flow meter is supported, updated version.
43          * When flow_meter is 1, it indicates that REG_C sharing is supported.
44          * If flow_meter is 1, flow_meter_old is also 1.
45          * Using older driver versions, flow_meter_old can be 1
46          * while flow_meter is 0.
47          */
48         uint32_t flow_meter_aso_sup:1;
49         /* Whether FLOW_METER_ASO Object is supported. */
50         uint8_t log_max_flow_meter;
51         /* Power of the maximum supported meters. */
52         uint8_t flow_meter_reg_c_ids;
53         /* Bitmap of the reg_Cs available for flow meter to use. */
54         uint32_t log_meter_aso_granularity:5;
55         /* Power of the minimum allocation granularity Object. */
56         uint32_t log_meter_aso_max_alloc:5;
57         /* Power of the maximum allocation granularity Object. */
58         uint32_t log_max_num_meter_aso:5;
59         /* Power of the maximum number of supported objects. */
60
61 };
62
63 struct mlx5_hca_vdpa_attr {
64         uint8_t virtio_queue_type;
65         uint32_t valid:1;
66         uint32_t desc_tunnel_offload_type:1;
67         uint32_t eth_frame_offload_type:1;
68         uint32_t virtio_version_1_0:1;
69         uint32_t tso_ipv4:1;
70         uint32_t tso_ipv6:1;
71         uint32_t tx_csum:1;
72         uint32_t rx_csum:1;
73         uint32_t event_mode:3;
74         uint32_t log_doorbell_stride:5;
75         uint32_t log_doorbell_bar_size:5;
76         uint32_t queue_counters_valid:1;
77         uint32_t max_num_virtio_queues;
78         struct {
79                 uint32_t a;
80                 uint32_t b;
81         } umems[3];
82         uint64_t doorbell_bar_offset;
83 };
84
85 struct mlx5_hca_flow_attr {
86         uint32_t tunnel_header_0_1;
87         uint32_t tunnel_header_2_3;
88 };
89
90 /**
91  * Accumulate port PARSE_GRAPH_NODE capabilities from
92  * PARSE_GRAPH_NODE Capabilities and HCA Capabilities 2 tables
93  */
94 __extension__
95 struct mlx5_hca_flex_attr {
96         uint32_t node_in;
97         uint32_t node_out;
98         uint16_t header_length_mode;
99         uint16_t sample_offset_mode;
100         uint8_t  max_num_arc_in;
101         uint8_t  max_num_arc_out;
102         uint8_t  max_num_sample;
103         uint8_t  max_num_prog_sample:5; /* From HCA CAP 2 */
104         uint8_t  sample_id_in_out:1;
105         uint16_t max_base_header_length;
106         uint8_t  max_sample_base_offset;
107         uint16_t max_next_header_offset;
108         uint8_t  header_length_mask_width;
109 };
110
111 /* ISO C restricts enumerator values to range of 'int' */
112 __extension__
113 enum {
114         PARSE_GRAPH_NODE_CAP_SUPPORTED_PROTOCOL_HEAD          = RTE_BIT32(1),
115         PARSE_GRAPH_NODE_CAP_SUPPORTED_PROTOCOL_MAC           = RTE_BIT32(2),
116         PARSE_GRAPH_NODE_CAP_SUPPORTED_PROTOCOL_IP            = RTE_BIT32(3),
117         PARSE_GRAPH_NODE_CAP_SUPPORTED_PROTOCOL_GRE           = RTE_BIT32(4),
118         PARSE_GRAPH_NODE_CAP_SUPPORTED_PROTOCOL_UDP           = RTE_BIT32(5),
119         PARSE_GRAPH_NODE_CAP_SUPPORTED_PROTOCOL_MPLS          = RTE_BIT32(6),
120         PARSE_GRAPH_NODE_CAP_SUPPORTED_PROTOCOL_TCP           = RTE_BIT32(7),
121         PARSE_GRAPH_NODE_CAP_SUPPORTED_PROTOCOL_VXLAN_GRE     = RTE_BIT32(8),
122         PARSE_GRAPH_NODE_CAP_SUPPORTED_PROTOCOL_GENEVE        = RTE_BIT32(9),
123         PARSE_GRAPH_NODE_CAP_SUPPORTED_PROTOCOL_IPSEC_ESP     = RTE_BIT32(10),
124         PARSE_GRAPH_NODE_CAP_SUPPORTED_PROTOCOL_IPV4          = RTE_BIT32(11),
125         PARSE_GRAPH_NODE_CAP_SUPPORTED_PROTOCOL_IPV6          = RTE_BIT32(12),
126         PARSE_GRAPH_NODE_CAP_SUPPORTED_PROTOCOL_PROGRAMMABLE  = RTE_BIT32(31)
127 };
128
129 enum {
130         PARSE_GRAPH_NODE_CAP_LENGTH_MODE_FIXED          = RTE_BIT32(0),
131         PARSE_GRAPH_NODE_CAP_LENGTH_MODE_EXPLISIT_FIELD = RTE_BIT32(1),
132         PARSE_GRAPH_NODE_CAP_LENGTH_MODE_BITMASK_FIELD  = RTE_BIT32(2)
133 };
134
135 /*
136  * DWORD shift is the base for calculating header_length_field_mask
137  * value in the MLX5_GRAPH_NODE_LEN_FIELD mode.
138  */
139 #define MLX5_PARSE_GRAPH_NODE_HDR_LEN_SHIFT_DWORD 0x02
140
141 static inline uint32_t
142 mlx5_hca_parse_graph_node_base_hdr_len_mask
143         (const struct mlx5_hca_flex_attr *attr)
144 {
145         return (1 << attr->header_length_mask_width) - 1;
146 }
147
148 /* HCA supports this number of time periods for LRO. */
149 #define MLX5_LRO_NUM_SUPP_PERIODS 4
150
151 /* HCA attributes. */
152 struct mlx5_hca_attr {
153         uint32_t eswitch_manager:1;
154         uint32_t flow_counters_dump:1;
155         uint32_t mem_rq_rmp:1;
156         uint32_t log_max_rmp:5;
157         uint32_t log_max_rqt_size:5;
158         uint32_t parse_graph_flex_node:1;
159         uint8_t flow_counter_bulk_alloc_bitmap;
160         uint32_t eth_net_offloads:1;
161         uint32_t eth_virt:1;
162         uint32_t wqe_vlan_insert:1;
163         uint32_t csum_cap:1;
164         uint32_t vlan_cap:1;
165         uint32_t wqe_inline_mode:2;
166         uint32_t vport_inline_mode:3;
167         uint32_t tunnel_stateless_geneve_rx:1;
168         uint32_t geneve_max_opt_len:1; /* 0x0: 14DW, 0x1: 63DW */
169         uint32_t tunnel_stateless_gtp:1;
170         uint32_t max_lso_cap;
171         uint32_t scatter_fcs:1;
172         uint32_t lro_cap:1;
173         uint32_t tunnel_lro_gre:1;
174         uint32_t tunnel_lro_vxlan:1;
175         uint32_t tunnel_stateless_gre:1;
176         uint32_t tunnel_stateless_vxlan:1;
177         uint32_t swp:1;
178         uint32_t swp_csum:1;
179         uint32_t swp_lso:1;
180         uint32_t lro_max_msg_sz_mode:2;
181         uint32_t rq_delay_drop:1;
182         uint32_t lro_timer_supported_periods[MLX5_LRO_NUM_SUPP_PERIODS];
183         uint16_t lro_min_mss_size;
184         uint32_t flex_parser_protocols;
185         uint32_t max_geneve_tlv_options;
186         uint32_t max_geneve_tlv_option_data_len;
187         uint32_t hairpin:1;
188         uint32_t log_max_hairpin_queues:5;
189         uint32_t log_max_hairpin_wq_data_sz:5;
190         uint32_t log_max_hairpin_num_packets:5;
191         uint32_t vhca_id:16;
192         uint32_t relaxed_ordering_write:1;
193         uint32_t relaxed_ordering_read:1;
194         uint32_t access_register_user:1;
195         uint32_t wqe_index_ignore:1;
196         uint32_t cross_channel:1;
197         uint32_t non_wire_sq:1; /* SQ with non-wire ops is supported. */
198         uint32_t log_max_static_sq_wq:5; /* Static WQE size SQ. */
199         uint32_t num_lag_ports:4; /* Number of ports can be bonded. */
200         uint32_t dev_freq_khz; /* Timestamp counter frequency, kHz. */
201         uint32_t scatter_fcs_w_decap_disable:1;
202         uint32_t flow_hit_aso:1; /* General obj type FLOW_HIT_ASO supported. */
203         uint32_t roce:1;
204         uint32_t wait_on_time:1;
205         uint32_t rq_ts_format:2;
206         uint32_t sq_ts_format:2;
207         uint32_t steering_format_version:4;
208         uint32_t qp_ts_format:2;
209         uint32_t regexp_params:1;
210         uint32_t regexp_version:3;
211         uint32_t reg_c_preserve:1;
212         uint32_t ct_offload:1; /* General obj type ASO CT offload supported. */
213         uint32_t crypto:1; /* Crypto engine is supported. */
214         uint32_t aes_xts:1; /* AES-XTS crypto is supported. */
215         uint32_t dek:1; /* General obj type DEK is supported. */
216         uint32_t import_kek:1; /* General obj type IMPORT_KEK supported. */
217         uint32_t credential:1; /* General obj type CREDENTIAL supported. */
218         uint32_t crypto_login:1; /* General obj type CRYPTO_LOGIN supported. */
219         uint32_t regexp_num_of_engines;
220         uint32_t log_max_ft_sampler_num:8;
221         uint32_t inner_ipv4_ihl:1;
222         uint32_t outer_ipv4_ihl:1;
223         uint32_t geneve_tlv_opt;
224         uint32_t cqe_compression:1;
225         uint32_t mini_cqe_resp_flow_tag:1;
226         uint32_t mini_cqe_resp_l3_l4_tag:1;
227         uint32_t pkt_integrity_match:1; /* 1 if HW supports integrity item */
228         struct mlx5_hca_qos_attr qos;
229         struct mlx5_hca_vdpa_attr vdpa;
230         struct mlx5_hca_flow_attr flow;
231         struct mlx5_hca_flex_attr flex;
232         int log_max_qp_sz;
233         int log_max_cq_sz;
234         int log_max_qp;
235         int log_max_cq;
236         uint32_t log_max_pd;
237         uint32_t log_max_mrw_sz;
238         uint32_t log_max_srq;
239         uint32_t log_max_srq_sz;
240         uint32_t rss_ind_tbl_cap;
241         uint32_t mmo_dma_sq_en:1;
242         uint32_t mmo_compress_sq_en:1;
243         uint32_t mmo_decompress_sq_en:1;
244         uint32_t mmo_dma_qp_en:1;
245         uint32_t mmo_compress_qp_en:1;
246         uint32_t mmo_decompress_qp_en:1;
247         uint32_t mmo_regex_qp_en:1;
248         uint32_t mmo_regex_sq_en:1;
249         uint32_t compress_min_block_size:4;
250         uint32_t log_max_mmo_dma:5;
251         uint32_t log_max_mmo_compress:5;
252         uint32_t log_max_mmo_decompress:5;
253         uint32_t umr_modify_entity_size_disabled:1;
254         uint32_t umr_indirect_mkey_disabled:1;
255         uint32_t log_min_stride_wqe_sz:5;
256         uint32_t esw_mgr_vport_id_valid:1; /* E-Switch Mgr vport ID is valid. */
257         uint16_t esw_mgr_vport_id; /* E-Switch Mgr vport ID . */
258         uint16_t max_wqe_sz_sq;
259 };
260
261 /* LAG Context. */
262 struct mlx5_devx_lag_context {
263         uint32_t fdb_selection_mode:1;
264         uint32_t port_select_mode:3;
265         uint32_t lag_state:3;
266         uint32_t tx_remap_affinity_1:4;
267         uint32_t tx_remap_affinity_2:4;
268 };
269
270 struct mlx5_devx_wq_attr {
271         uint32_t wq_type:4;
272         uint32_t wq_signature:1;
273         uint32_t end_padding_mode:2;
274         uint32_t cd_slave:1;
275         uint32_t hds_skip_first_sge:1;
276         uint32_t log2_hds_buf_size:3;
277         uint32_t page_offset:5;
278         uint32_t lwm:16;
279         uint32_t pd:24;
280         uint32_t uar_page:24;
281         uint64_t dbr_addr;
282         uint32_t hw_counter;
283         uint32_t sw_counter;
284         uint32_t log_wq_stride:4;
285         uint32_t log_wq_pg_sz:5;
286         uint32_t log_wq_sz:5;
287         uint32_t dbr_umem_valid:1;
288         uint32_t wq_umem_valid:1;
289         uint32_t log_hairpin_num_packets:5;
290         uint32_t log_hairpin_data_sz:5;
291         uint32_t single_wqe_log_num_of_strides:4;
292         uint32_t two_byte_shift_en:1;
293         uint32_t single_stride_log_num_of_bytes:3;
294         uint32_t dbr_umem_id;
295         uint32_t wq_umem_id;
296         uint64_t wq_umem_offset;
297 };
298
299 /* Create RQ attributes structure, used by create RQ operation. */
300 struct mlx5_devx_create_rq_attr {
301         uint32_t rlky:1;
302         uint32_t delay_drop_en:1;
303         uint32_t scatter_fcs:1;
304         uint32_t vsd:1;
305         uint32_t mem_rq_type:4;
306         uint32_t state:4;
307         uint32_t flush_in_error_en:1;
308         uint32_t hairpin:1;
309         uint32_t ts_format:2;
310         uint32_t user_index:24;
311         uint32_t cqn:24;
312         uint32_t counter_set_id:8;
313         uint32_t rmpn:24;
314         struct mlx5_devx_wq_attr wq_attr;
315 };
316
317 /* Modify RQ attributes structure, used by modify RQ operation. */
318 struct mlx5_devx_modify_rq_attr {
319         uint32_t rqn:24;
320         uint32_t rq_state:4; /* Current RQ state. */
321         uint32_t state:4; /* Required RQ state. */
322         uint32_t scatter_fcs:1;
323         uint32_t vsd:1;
324         uint32_t counter_set_id:8;
325         uint32_t hairpin_peer_sq:24;
326         uint32_t hairpin_peer_vhca:16;
327         uint64_t modify_bitmask;
328         uint32_t lwm:16; /* Contained WQ lwm. */
329 };
330
331 /* Create RMP attributes structure, used by create RMP operation. */
332 struct mlx5_devx_create_rmp_attr {
333         uint32_t rsvd0:8;
334         uint32_t state:4;
335         uint32_t rsvd1:20;
336         uint32_t basic_cyclic_rcv_wqe:1;
337         uint32_t rsvd4:31;
338         uint32_t rsvd8[10];
339         struct mlx5_devx_wq_attr wq_attr;
340 };
341
342 struct mlx5_rx_hash_field_select {
343         uint32_t l3_prot_type:1;
344         uint32_t l4_prot_type:1;
345         uint32_t selected_fields:30;
346 };
347
348 /* TIR attributes structure, used by TIR operations. */
349 struct mlx5_devx_tir_attr {
350         uint32_t disp_type:4;
351         uint32_t lro_timeout_period_usecs:16;
352         uint32_t lro_enable_mask:4;
353         uint32_t lro_max_msg_sz:8;
354         uint32_t inline_rqn:24;
355         uint32_t rx_hash_symmetric:1;
356         uint32_t tunneled_offload_en:1;
357         uint32_t indirect_table:24;
358         uint32_t rx_hash_fn:4;
359         uint32_t self_lb_block:2;
360         uint32_t transport_domain:24;
361         uint8_t rx_hash_toeplitz_key[MLX5_RSS_HASH_KEY_LEN];
362         struct mlx5_rx_hash_field_select rx_hash_field_selector_outer;
363         struct mlx5_rx_hash_field_select rx_hash_field_selector_inner;
364 };
365
366 /* TIR attributes structure, used by TIR modify. */
367 struct mlx5_devx_modify_tir_attr {
368         uint32_t tirn:24;
369         uint64_t modify_bitmask;
370         struct mlx5_devx_tir_attr tir;
371 };
372
373 /* RQT attributes structure, used by RQT operations. */
374 struct mlx5_devx_rqt_attr {
375         uint8_t rq_type;
376         uint32_t rqt_max_size:16;
377         uint32_t rqt_actual_size:16;
378         uint32_t rq_list[];
379 };
380
381 /* TIS attributes structure. */
382 struct mlx5_devx_tis_attr {
383         uint32_t strict_lag_tx_port_affinity:1;
384         uint32_t tls_en:1;
385         uint32_t lag_tx_port_affinity:4;
386         uint32_t prio:4;
387         uint32_t transport_domain:24;
388 };
389
390 /* SQ attributes structure, used by SQ create operation. */
391 struct mlx5_devx_create_sq_attr {
392         uint32_t rlky:1;
393         uint32_t cd_master:1;
394         uint32_t fre:1;
395         uint32_t flush_in_error_en:1;
396         uint32_t allow_multi_pkt_send_wqe:1;
397         uint32_t min_wqe_inline_mode:3;
398         uint32_t state:4;
399         uint32_t reg_umr:1;
400         uint32_t allow_swp:1;
401         uint32_t hairpin:1;
402         uint32_t non_wire:1;
403         uint32_t static_sq_wq:1;
404         uint32_t ts_format:2;
405         uint32_t user_index:24;
406         uint32_t cqn:24;
407         uint32_t packet_pacing_rate_limit_index:16;
408         uint32_t tis_lst_sz:16;
409         uint32_t tis_num:24;
410         struct mlx5_devx_wq_attr wq_attr;
411 };
412
413 /* SQ attributes structure, used by SQ modify operation. */
414 struct mlx5_devx_modify_sq_attr {
415         uint32_t sq_state:4;
416         uint32_t state:4;
417         uint32_t hairpin_peer_rq:24;
418         uint32_t hairpin_peer_vhca:16;
419 };
420
421
422 /* CQ attributes structure, used by CQ operations. */
423 struct mlx5_devx_cq_attr {
424         uint32_t q_umem_valid:1;
425         uint32_t db_umem_valid:1;
426         uint32_t use_first_only:1;
427         uint32_t overrun_ignore:1;
428         uint32_t cqe_comp_en:1;
429         uint32_t mini_cqe_res_format:2;
430         uint32_t mini_cqe_res_format_ext:2;
431         uint32_t log_cq_size:5;
432         uint32_t log_page_size:5;
433         uint32_t uar_page_id;
434         uint32_t q_umem_id;
435         uint64_t q_umem_offset;
436         uint32_t db_umem_id;
437         uint64_t db_umem_offset;
438         uint32_t eqn;
439         uint64_t db_addr;
440 };
441
442 /* Virtq attributes structure, used by VIRTQ operations. */
443 struct mlx5_devx_virtq_attr {
444         uint16_t hw_available_index;
445         uint16_t hw_used_index;
446         uint16_t q_size;
447         uint32_t pd:24;
448         uint32_t virtio_version_1_0:1;
449         uint32_t tso_ipv4:1;
450         uint32_t tso_ipv6:1;
451         uint32_t tx_csum:1;
452         uint32_t rx_csum:1;
453         uint32_t event_mode:3;
454         uint32_t state:4;
455         uint32_t hw_latency_mode:2;
456         uint32_t hw_max_latency_us:12;
457         uint32_t hw_max_pending_comp:16;
458         uint32_t dirty_bitmap_dump_enable:1;
459         uint32_t dirty_bitmap_mkey;
460         uint32_t dirty_bitmap_size;
461         uint32_t mkey;
462         uint32_t qp_id;
463         uint32_t queue_index;
464         uint32_t tis_id;
465         uint32_t counters_obj_id;
466         uint64_t dirty_bitmap_addr;
467         uint64_t type;
468         uint64_t desc_addr;
469         uint64_t used_addr;
470         uint64_t available_addr;
471         struct {
472                 uint32_t id;
473                 uint32_t size;
474                 uint64_t offset;
475         } umems[3];
476         uint8_t error_type;
477 };
478
479
480 struct mlx5_devx_qp_attr {
481         uint32_t pd:24;
482         uint32_t uar_index:24;
483         uint32_t cqn:24;
484         uint32_t log_page_size:5;
485         uint32_t num_of_receive_wqes:17; /* Must be power of 2. */
486         uint32_t log_rq_stride:3;
487         uint32_t num_of_send_wqbbs:17; /* Must be power of 2. */
488         uint32_t ts_format:2;
489         uint32_t dbr_umem_valid:1;
490         uint32_t dbr_umem_id;
491         uint64_t dbr_address;
492         uint32_t wq_umem_id;
493         uint64_t wq_umem_offset;
494         uint32_t user_index:24;
495         uint32_t mmo:1;
496 };
497
498 struct mlx5_devx_virtio_q_couners_attr {
499         uint64_t received_desc;
500         uint64_t completed_desc;
501         uint32_t error_cqes;
502         uint32_t bad_desc_errors;
503         uint32_t exceed_max_chain;
504         uint32_t invalid_buffer;
505 };
506
507 /*
508  * graph flow match sample attributes structure,
509  * used by flex parser operations.
510  */
511 struct mlx5_devx_match_sample_attr {
512         uint32_t flow_match_sample_en:1;
513         uint32_t flow_match_sample_field_offset:16;
514         uint32_t flow_match_sample_offset_mode:4;
515         uint32_t flow_match_sample_field_offset_mask;
516         uint32_t flow_match_sample_field_offset_shift:4;
517         uint32_t flow_match_sample_field_base_offset:8;
518         uint32_t flow_match_sample_tunnel_mode:3;
519         uint32_t flow_match_sample_field_id;
520 };
521
522 /* graph node arc attributes structure, used by flex parser operations. */
523 struct mlx5_devx_graph_arc_attr {
524         uint32_t compare_condition_value:16;
525         uint32_t start_inner_tunnel:1;
526         uint32_t arc_parse_graph_node:8;
527         uint32_t parse_graph_node_handle;
528 };
529
530 /* Maximal number of samples per graph node. */
531 #define MLX5_GRAPH_NODE_SAMPLE_NUM 8
532
533 /* Maximal number of input/output arcs per graph node. */
534 #define MLX5_GRAPH_NODE_ARC_NUM 8
535
536 /* parse graph node attributes structure, used by flex parser operations. */
537 struct mlx5_devx_graph_node_attr {
538         uint32_t modify_field_select;
539         uint32_t header_length_mode:4;
540         uint32_t header_length_base_value:16;
541         uint32_t header_length_field_shift:4;
542         uint32_t header_length_field_offset:16;
543         uint32_t header_length_field_mask;
544         struct mlx5_devx_match_sample_attr sample[MLX5_GRAPH_NODE_SAMPLE_NUM];
545         uint32_t next_header_field_offset:16;
546         uint32_t next_header_field_size:5;
547         struct mlx5_devx_graph_arc_attr in[MLX5_GRAPH_NODE_ARC_NUM];
548         struct mlx5_devx_graph_arc_attr out[MLX5_GRAPH_NODE_ARC_NUM];
549 };
550
551 /* Encryption key size is up to 1024 bit, 128 bytes. */
552 #define MLX5_CRYPTO_KEY_MAX_SIZE        128
553
554 struct mlx5_devx_dek_attr {
555         uint32_t key_size:4;
556         uint32_t has_keytag:1;
557         uint32_t key_purpose:4;
558         uint32_t pd:24;
559         uint64_t opaque;
560         uint8_t key[MLX5_CRYPTO_KEY_MAX_SIZE];
561 };
562
563 struct mlx5_devx_import_kek_attr {
564         uint64_t modify_field_select;
565         uint32_t state:8;
566         uint32_t key_size:4;
567         uint8_t key[MLX5_CRYPTO_KEY_MAX_SIZE];
568 };
569
570 #define MLX5_CRYPTO_CREDENTIAL_SIZE     48
571
572 struct mlx5_devx_credential_attr {
573         uint64_t modify_field_select;
574         uint32_t state:8;
575         uint32_t credential_role:8;
576         uint8_t credential[MLX5_CRYPTO_CREDENTIAL_SIZE];
577 };
578
579 struct mlx5_devx_crypto_login_attr {
580         uint64_t modify_field_select;
581         uint32_t credential_pointer:24;
582         uint32_t session_import_kek_ptr:24;
583         uint8_t credential[MLX5_CRYPTO_CREDENTIAL_SIZE];
584 };
585
586 /* mlx5_devx_cmds.c */
587
588 __rte_internal
589 struct mlx5_devx_obj *mlx5_devx_cmd_flow_counter_alloc(void *ctx,
590                                                        uint32_t bulk_sz);
591 __rte_internal
592 int mlx5_devx_cmd_destroy(struct mlx5_devx_obj *obj);
593 __rte_internal
594 int mlx5_devx_cmd_flow_counter_query(struct mlx5_devx_obj *dcs,
595                                      int clear, uint32_t n_counters,
596                                      uint64_t *pkts, uint64_t *bytes,
597                                      uint32_t mkey, void *addr,
598                                      void *cmd_comp,
599                                      uint64_t async_id);
600 __rte_internal
601 int mlx5_devx_cmd_query_hca_attr(void *ctx,
602                                  struct mlx5_hca_attr *attr);
603 __rte_internal
604 struct mlx5_devx_obj *mlx5_devx_cmd_mkey_create(void *ctx,
605                                               struct mlx5_devx_mkey_attr *attr);
606 __rte_internal
607 int mlx5_devx_get_out_command_status(void *out);
608 __rte_internal
609 int mlx5_devx_cmd_qp_query_tis_td(void *qp, uint32_t tis_num,
610                                   uint32_t *tis_td);
611 __rte_internal
612 struct mlx5_devx_obj *mlx5_devx_cmd_create_rq(void *ctx,
613                                        struct mlx5_devx_create_rq_attr *rq_attr,
614                                        int socket);
615 __rte_internal
616 int mlx5_devx_cmd_modify_rq(struct mlx5_devx_obj *rq,
617                             struct mlx5_devx_modify_rq_attr *rq_attr);
618 __rte_internal
619 struct mlx5_devx_obj *mlx5_devx_cmd_create_rmp(void *ctx,
620                         struct mlx5_devx_create_rmp_attr *rq_attr, int socket);
621 __rte_internal
622 struct mlx5_devx_obj *mlx5_devx_cmd_create_tir(void *ctx,
623                                            struct mlx5_devx_tir_attr *tir_attr);
624 __rte_internal
625 struct mlx5_devx_obj *mlx5_devx_cmd_create_rqt(void *ctx,
626                                            struct mlx5_devx_rqt_attr *rqt_attr);
627 __rte_internal
628 struct mlx5_devx_obj *mlx5_devx_cmd_create_sq(void *ctx,
629                                       struct mlx5_devx_create_sq_attr *sq_attr);
630 __rte_internal
631 int mlx5_devx_cmd_modify_sq(struct mlx5_devx_obj *sq,
632                             struct mlx5_devx_modify_sq_attr *sq_attr);
633 __rte_internal
634 struct mlx5_devx_obj *mlx5_devx_cmd_create_tis(void *ctx,
635                                            struct mlx5_devx_tis_attr *tis_attr);
636 __rte_internal
637 struct mlx5_devx_obj *mlx5_devx_cmd_create_td(void *ctx);
638 __rte_internal
639 int mlx5_devx_cmd_flow_dump(void *fdb_domain, void *rx_domain, void *tx_domain,
640                             FILE *file);
641 __rte_internal
642 int mlx5_devx_cmd_flow_single_dump(void *rule, FILE *file);
643 __rte_internal
644 struct mlx5_devx_obj *mlx5_devx_cmd_create_cq(void *ctx,
645                                               struct mlx5_devx_cq_attr *attr);
646 __rte_internal
647 struct mlx5_devx_obj *mlx5_devx_cmd_create_virtq(void *ctx,
648                                              struct mlx5_devx_virtq_attr *attr);
649 __rte_internal
650 int mlx5_devx_cmd_modify_virtq(struct mlx5_devx_obj *virtq_obj,
651                                struct mlx5_devx_virtq_attr *attr);
652 __rte_internal
653 int mlx5_devx_cmd_query_virtq(struct mlx5_devx_obj *virtq_obj,
654                               struct mlx5_devx_virtq_attr *attr);
655 __rte_internal
656 struct mlx5_devx_obj *mlx5_devx_cmd_create_qp(void *ctx,
657                                               struct mlx5_devx_qp_attr *attr);
658 __rte_internal
659 int mlx5_devx_cmd_modify_qp_state(struct mlx5_devx_obj *qp,
660                                   uint32_t qp_st_mod_op, uint32_t remote_qp_id);
661 __rte_internal
662 int mlx5_devx_cmd_modify_rqt(struct mlx5_devx_obj *rqt,
663                              struct mlx5_devx_rqt_attr *rqt_attr);
664 __rte_internal
665 int mlx5_devx_cmd_modify_tir(struct mlx5_devx_obj *tir,
666                              struct mlx5_devx_modify_tir_attr *tir_attr);
667 __rte_internal
668 int mlx5_devx_cmd_query_parse_samples(struct mlx5_devx_obj *flex_obj,
669                                       uint32_t ids[], uint32_t num);
670
671 __rte_internal
672 struct mlx5_devx_obj *
673 mlx5_devx_cmd_create_flex_parser(void *ctx,
674                                  struct mlx5_devx_graph_node_attr *data);
675
676 __rte_internal
677 int mlx5_devx_cmd_register_read(void *ctx, uint16_t reg_id,
678                                 uint32_t arg, uint32_t *data, uint32_t dw_cnt);
679
680 __rte_internal
681 int mlx5_devx_cmd_register_write(void *ctx, uint16_t reg_id,
682                                  uint32_t arg, uint32_t *data, uint32_t dw_cnt);
683
684 __rte_internal
685 struct mlx5_devx_obj *
686 mlx5_devx_cmd_create_geneve_tlv_option(void *ctx,
687                 uint16_t class, uint8_t type, uint8_t len);
688
689 /**
690  * Create virtio queue counters object DevX API.
691  *
692  * @param[in] ctx
693  *   Device context.
694
695  * @return
696  *   The DevX object created, NULL otherwise and rte_errno is set.
697  */
698 __rte_internal
699 struct mlx5_devx_obj *mlx5_devx_cmd_create_virtio_q_counters(void *ctx);
700
701 /**
702  * Query virtio queue counters object using DevX API.
703  *
704  * @param[in] couners_obj
705  *   Pointer to virtq object structure.
706  * @param [in/out] attr
707  *   Pointer to virtio queue counters attributes structure.
708  *
709  * @return
710  *   0 on success, a negative errno value otherwise and rte_errno is set.
711  */
712 __rte_internal
713 int mlx5_devx_cmd_query_virtio_q_counters(struct mlx5_devx_obj *couners_obj,
714                                   struct mlx5_devx_virtio_q_couners_attr *attr);
715 __rte_internal
716 struct mlx5_devx_obj *mlx5_devx_cmd_create_flow_hit_aso_obj(void *ctx,
717                                                             uint32_t pd);
718 __rte_internal
719 struct mlx5_devx_obj *mlx5_devx_cmd_alloc_pd(void *ctx);
720
721 __rte_internal
722 int mlx5_devx_cmd_wq_query(void *wq, uint32_t *counter_set_id);
723
724 __rte_internal
725 struct mlx5_devx_obj *mlx5_devx_cmd_queue_counter_alloc(void *ctx);
726 __rte_internal
727 int mlx5_devx_cmd_queue_counter_query(struct mlx5_devx_obj *dcs, int clear,
728                                       uint32_t *out_of_buffers);
729 __rte_internal
730 struct mlx5_devx_obj *mlx5_devx_cmd_create_conn_track_offload_obj(void *ctx,
731                                         uint32_t pd, uint32_t log_obj_size);
732
733 /**
734  * Create general object of type FLOW_METER_ASO using DevX API..
735  *
736  * @param[in] ctx
737  *   Device context.
738  * @param [in] pd
739  *   PD value to associate the FLOW_METER_ASO object with.
740  * @param [in] log_obj_size
741  *   log_obj_size define to allocate number of 2 * meters
742  *   in one FLOW_METER_ASO object.
743  *
744  * @return
745  *   The DevX object created, NULL otherwise and rte_errno is set.
746  */
747 __rte_internal
748 struct mlx5_devx_obj *mlx5_devx_cmd_create_flow_meter_aso_obj(void *ctx,
749                                         uint32_t pd, uint32_t log_obj_size);
750 __rte_internal
751 struct mlx5_devx_obj *
752 mlx5_devx_cmd_create_dek_obj(void *ctx, struct mlx5_devx_dek_attr *attr);
753
754 __rte_internal
755 struct mlx5_devx_obj *
756 mlx5_devx_cmd_create_import_kek_obj(void *ctx,
757                                     struct mlx5_devx_import_kek_attr *attr);
758
759 __rte_internal
760 struct mlx5_devx_obj *
761 mlx5_devx_cmd_create_credential_obj(void *ctx,
762                                     struct mlx5_devx_credential_attr *attr);
763
764 __rte_internal
765 struct mlx5_devx_obj *
766 mlx5_devx_cmd_create_crypto_login_obj(void *ctx,
767                                       struct mlx5_devx_crypto_login_attr *attr);
768
769 __rte_internal
770 int
771 mlx5_devx_cmd_query_lag(void *ctx,
772                         struct mlx5_devx_lag_context *lag_ctx);
773 #endif /* RTE_PMD_MLX5_DEVX_CMDS_H_ */