common/sfc_efx/base: free Rx queue structure in generic code
[dpdk.git] / drivers / common / sfc_efx / base / efx_regs_mcdi.h
1 /* SPDX-License-Identifier: BSD-3-Clause
2  *
3  * Copyright(c) 2019-2020 Xilinx, Inc.
4  * Copyright(c) 2008-2019 Solarflare Communications Inc.
5  */
6
7 /*
8  * This file is automatically generated. DO NOT EDIT IT.
9  * To make changes, edit the .yml files in sfregistry under doc/mcdi/ and
10  * rebuild this file with "make mcdi_headers_v5".
11  */
12
13 #ifndef _SIENA_MC_DRIVER_PCOL_H
14 #define _SIENA_MC_DRIVER_PCOL_H
15
16
17 /* Values to be written into FMCR_CZ_RESET_STATE_REG to control boot. */
18 /* Power-on reset state */
19 #define MC_FW_STATE_POR (1)
20 /* If this is set in MC_RESET_STATE_REG then it should be
21  * possible to jump into IMEM without loading code from flash. */
22 #define MC_FW_WARM_BOOT_OK (2)
23 /* The MC main image has started to boot. */
24 #define MC_FW_STATE_BOOTING (4)
25 /* The Scheduler has started. */
26 #define MC_FW_STATE_SCHED (8)
27 /* If this is set in MC_RESET_STATE_REG then it should be
28  * possible to jump into IMEM without loading code from flash.
29  * Unlike a warm boot, assume DMEM has been reloaded, so that
30  * the MC persistent data must be reinitialised. */
31 #define MC_FW_TEPID_BOOT_OK (16)
32 /* We have entered the main firmware via recovery mode.  This
33  * means that MC persistent data must be reinitialised, but that
34  * we shouldn't touch PCIe config. */
35 #define MC_FW_RECOVERY_MODE_PCIE_INIT_OK (32)
36 /* BIST state has been initialized */
37 #define MC_FW_BIST_INIT_OK (128)
38
39 /* Siena MC shared memmory offsets */
40 /* The 'doorbell' addresses are hard-wired to alert the MC when written */
41 #define MC_SMEM_P0_DOORBELL_OFST        0x000
42 #define MC_SMEM_P1_DOORBELL_OFST        0x004
43 /* The rest of these are firmware-defined */
44 #define MC_SMEM_P0_PDU_OFST             0x008
45 #define MC_SMEM_P1_PDU_OFST             0x108
46 #define MC_SMEM_PDU_LEN                 0x100
47 #define MC_SMEM_P0_PTP_TIME_OFST        0x7f0
48 #define MC_SMEM_P0_STATUS_OFST          0x7f8
49 #define MC_SMEM_P1_STATUS_OFST          0x7fc
50
51 /* Values to be written to the per-port status dword in shared
52  * memory on reboot and assert */
53 #define MC_STATUS_DWORD_REBOOT (0xb007b007)
54 #define MC_STATUS_DWORD_ASSERT (0xdeaddead)
55
56 /* Check whether an mcfw version (in host order) belongs to a bootloader */
57 #define MC_FW_VERSION_IS_BOOTLOADER(_v) (((_v) >> 16) == 0xb007)
58
59 /* The current version of the MCDI protocol.
60  *
61  * Note that the ROM burnt into the card only talks V0, so at the very
62  * least every driver must support version 0 and MCDI_PCOL_VERSION
63  */
64 #ifdef WITH_MCDI_V2
65 #define MCDI_PCOL_VERSION 2
66 #else
67 #define MCDI_PCOL_VERSION 1
68 #endif
69
70 /* Unused commands: 0x23, 0x27, 0x30, 0x31 */
71
72 /* MCDI version 1
73  *
74  * Each MCDI request starts with an MCDI_HEADER, which is a 32bit
75  * structure, filled in by the client.
76  *
77  *       0       7  8     16    20     22  23  24    31
78  *      | CODE | R | LEN | SEQ | Rsvd | E | R | XFLAGS |
79  *               |                      |   |
80  *               |                      |   \--- Response
81  *               |                      \------- Error
82  *               \------------------------------ Resync (always set)
83  *
84  * The client writes it's request into MC shared memory, and rings the
85  * doorbell. Each request is completed by either by the MC writting
86  * back into shared memory, or by writting out an event.
87  *
88  * All MCDI commands support completion by shared memory response. Each
89  * request may also contain additional data (accounted for by HEADER.LEN),
90  * and some response's may also contain additional data (again, accounted
91  * for by HEADER.LEN).
92  *
93  * Some MCDI commands support completion by event, in which any associated
94  * response data is included in the event.
95  *
96  * The protocol requires one response to be delivered for every request, a
97  * request should not be sent unless the response for the previous request
98  * has been received (either by polling shared memory, or by receiving
99  * an event).
100  */
101
102 /** Request/Response structure */
103 #define MCDI_HEADER_OFST 0
104 #define MCDI_HEADER_CODE_LBN 0
105 #define MCDI_HEADER_CODE_WIDTH 7
106 #define MCDI_HEADER_RESYNC_LBN 7
107 #define MCDI_HEADER_RESYNC_WIDTH 1
108 #define MCDI_HEADER_DATALEN_LBN 8
109 #define MCDI_HEADER_DATALEN_WIDTH 8
110 #define MCDI_HEADER_SEQ_LBN 16
111 #define MCDI_HEADER_SEQ_WIDTH 4
112 #define MCDI_HEADER_RSVD_LBN 20
113 #define MCDI_HEADER_RSVD_WIDTH 1
114 #define MCDI_HEADER_NOT_EPOCH_LBN 21
115 #define MCDI_HEADER_NOT_EPOCH_WIDTH 1
116 #define MCDI_HEADER_ERROR_LBN 22
117 #define MCDI_HEADER_ERROR_WIDTH 1
118 #define MCDI_HEADER_RESPONSE_LBN 23
119 #define MCDI_HEADER_RESPONSE_WIDTH 1
120 #define MCDI_HEADER_XFLAGS_LBN 24
121 #define MCDI_HEADER_XFLAGS_WIDTH 8
122 /* Request response using event */
123 #define MCDI_HEADER_XFLAGS_EVREQ 0x01
124 /* Request (and signal) early doorbell return */
125 #define MCDI_HEADER_XFLAGS_DBRET 0x02
126
127 /* Maximum number of payload bytes */
128 #define MCDI_CTL_SDU_LEN_MAX_V1 0xfc
129 #define MCDI_CTL_SDU_LEN_MAX_V2 0x400
130
131 #ifdef WITH_MCDI_V2
132 #define MCDI_CTL_SDU_LEN_MAX MCDI_CTL_SDU_LEN_MAX_V2
133 #else
134 #define MCDI_CTL_SDU_LEN_MAX MCDI_CTL_SDU_LEN_MAX_V1
135 #endif
136
137
138 /* The MC can generate events for two reasons:
139  *   - To advance a shared memory request if XFLAGS_EVREQ was set
140  *   - As a notification (link state, i2c event), controlled
141  *     via MC_CMD_LOG_CTRL
142  *
143  * Both events share a common structure:
144  *
145  *  0      32     33      36    44     52     60
146  * | Data | Cont | Level | Src | Code | Rsvd |
147  *           |
148  *           \ There is another event pending in this notification
149  *
150  * If Code==CMDDONE, then the fields are further interpreted as:
151  *
152  *   - LEVEL==INFO    Command succeeded
153  *   - LEVEL==ERR     Command failed
154  *
155  *    0     8         16      24     32
156  *   | Seq | Datalen | Errno | Rsvd |
157  *
158  *   These fields are taken directly out of the standard MCDI header, i.e.,
159  *   LEVEL==ERR, Datalen == 0 => Reboot
160  *
161  * Events can be squirted out of the UART (using LOG_CTRL) without a
162  * MCDI header.  An event can be distinguished from a MCDI response by
163  * examining the first byte which is 0xc0.  This corresponds to the
164  * non-existent MCDI command MC_CMD_DEBUG_LOG.
165  *
166  *      0         7        8
167  *     | command | Resync |     = 0xc0
168  *
169  * Since the event is written in big-endian byte order, this works
170  * providing bits 56-63 of the event are 0xc0.
171  *
172  *      56     60  63
173  *     | Rsvd | Code |    = 0xc0
174  *
175  * Which means for convenience the event code is 0xc for all MC
176  * generated events.
177  */
178 #define FSE_AZ_EV_CODE_MCDI_EVRESPONSE 0xc
179
180
181
182 #define MC_CMD_ERR_CODE_OFST 0
183 #define MC_CMD_ERR_PROXY_PENDING_HANDLE_OFST 4
184
185 /* We define 8 "escape" commands to allow
186    for command number space extension */
187
188 #define MC_CMD_CMD_SPACE_ESCAPE_0             0x78
189 #define MC_CMD_CMD_SPACE_ESCAPE_1             0x79
190 #define MC_CMD_CMD_SPACE_ESCAPE_2             0x7A
191 #define MC_CMD_CMD_SPACE_ESCAPE_3             0x7B
192 #define MC_CMD_CMD_SPACE_ESCAPE_4             0x7C
193 #define MC_CMD_CMD_SPACE_ESCAPE_5             0x7D
194 #define MC_CMD_CMD_SPACE_ESCAPE_6             0x7E
195 #define MC_CMD_CMD_SPACE_ESCAPE_7             0x7F
196
197 /* Vectors in the boot ROM */
198 /* Point to the copycode entry point. */
199 #define SIENA_MC_BOOTROM_COPYCODE_VEC (0x800 - 3 * 0x4)
200 #define HUNT_MC_BOOTROM_COPYCODE_VEC (0x8000 - 3 * 0x4)
201 #define MEDFORD_MC_BOOTROM_COPYCODE_VEC (0x10000 - 3 * 0x4)
202 /* Points to the recovery mode entry point. Misnamed but kept for compatibility. */
203 #define SIENA_MC_BOOTROM_NOFLASH_VEC (0x800 - 2 * 0x4)
204 #define HUNT_MC_BOOTROM_NOFLASH_VEC (0x8000 - 2 * 0x4)
205 #define MEDFORD_MC_BOOTROM_NOFLASH_VEC (0x10000 - 2 * 0x4)
206 /* Points to the recovery mode entry point. Same as above, but the right name. */
207 #define SIENA_MC_BOOTROM_RECOVERY_VEC (0x800 - 2 * 0x4)
208 #define HUNT_MC_BOOTROM_RECOVERY_VEC (0x8000 - 2 * 0x4)
209 #define MEDFORD_MC_BOOTROM_RECOVERY_VEC (0x10000 - 2 * 0x4)
210
211 /* Points to noflash mode entry point. */
212 #define MEDFORD_MC_BOOTROM_REAL_NOFLASH_VEC (0x10000 - 4 * 0x4)
213
214 /* The command set exported by the boot ROM (MCDI v0) */
215 #define MC_CMD_GET_VERSION_V0_SUPPORTED_FUNCS {         \
216         (1 << MC_CMD_READ32)    |                       \
217         (1 << MC_CMD_WRITE32)   |                       \
218         (1 << MC_CMD_COPYCODE)  |                       \
219         (1 << MC_CMD_GET_VERSION),                      \
220         0, 0, 0 }
221
222 #define MC_CMD_SENSOR_INFO_OUT_OFFSET_OFST(_x)          \
223         (MC_CMD_SENSOR_ENTRY_OFST + (_x))
224
225 #define MC_CMD_DBI_WRITE_IN_ADDRESS_OFST(n)             \
226         (MC_CMD_DBI_WRITE_IN_DBIWROP_OFST +             \
227          MC_CMD_DBIWROP_TYPEDEF_ADDRESS_OFST +          \
228          (n) * MC_CMD_DBIWROP_TYPEDEF_LEN)
229
230 #define MC_CMD_DBI_WRITE_IN_BYTE_MASK_OFST(n)           \
231         (MC_CMD_DBI_WRITE_IN_DBIWROP_OFST +             \
232          MC_CMD_DBIWROP_TYPEDEF_BYTE_MASK_OFST +        \
233          (n) * MC_CMD_DBIWROP_TYPEDEF_LEN)
234
235 #define MC_CMD_DBI_WRITE_IN_VALUE_OFST(n)               \
236         (MC_CMD_DBI_WRITE_IN_DBIWROP_OFST +             \
237          MC_CMD_DBIWROP_TYPEDEF_VALUE_OFST +            \
238          (n) * MC_CMD_DBIWROP_TYPEDEF_LEN)
239
240 /* This may be ORed with an EVB_PORT_ID_xxx constant to pass a non-default
241  * stack ID (which must be in the range 1-255) along with an EVB port ID.
242  */
243 #define EVB_STACK_ID(n)  (((n) & 0xff) << 16)
244
245
246 #ifdef WITH_MCDI_V2
247
248 /* Version 2 adds an optional argument to error returns: the errno value
249  * may be followed by the (0-based) number of the first argument that
250  * could not be processed.
251  */
252 #define MC_CMD_ERR_ARG_OFST 4
253
254 #endif
255
256 /* MC_CMD_ERR enum: Public MCDI error codes. Error codes that correspond to
257  * POSIX errnos should use the same numeric values that linux does. Error codes
258  * specific to Solarflare firmware should use values in the range 0x1000 -
259  * 0x10ff. The range 0x2000 - 0x20ff is reserved for private error codes (see
260  * MC_CMD_ERR_PRIV below).
261  */
262 /* enum: Operation not permitted. */
263 #define MC_CMD_ERR_EPERM 0x1
264 /* enum: Non-existent command target */
265 #define MC_CMD_ERR_ENOENT 0x2
266 /* enum: assert() has killed the MC */
267 #define MC_CMD_ERR_EINTR 0x4
268 /* enum: I/O failure */
269 #define MC_CMD_ERR_EIO 0x5
270 /* enum: Already exists */
271 #define MC_CMD_ERR_EEXIST 0x6
272 /* enum: Try again */
273 #define MC_CMD_ERR_EAGAIN 0xb
274 /* enum: Out of memory */
275 #define MC_CMD_ERR_ENOMEM 0xc
276 /* enum: Caller does not hold required locks */
277 #define MC_CMD_ERR_EACCES 0xd
278 /* enum: Resource is currently unavailable (e.g. lock contention) */
279 #define MC_CMD_ERR_EBUSY 0x10
280 /* enum: No such device */
281 #define MC_CMD_ERR_ENODEV 0x13
282 /* enum: Invalid argument to target */
283 #define MC_CMD_ERR_EINVAL 0x16
284 /* enum: No space */
285 #define MC_CMD_ERR_ENOSPC 0x1c
286 /* enum: Read-only */
287 #define MC_CMD_ERR_EROFS 0x1e
288 /* enum: Broken pipe */
289 #define MC_CMD_ERR_EPIPE 0x20
290 /* enum: Out of range */
291 #define MC_CMD_ERR_ERANGE 0x22
292 /* enum: Non-recursive resource is already acquired */
293 #define MC_CMD_ERR_EDEADLK 0x23
294 /* enum: Operation not implemented */
295 #define MC_CMD_ERR_ENOSYS 0x26
296 /* enum: Operation timed out */
297 #define MC_CMD_ERR_ETIME 0x3e
298 /* enum: Link has been severed */
299 #define MC_CMD_ERR_ENOLINK 0x43
300 /* enum: Protocol error */
301 #define MC_CMD_ERR_EPROTO 0x47
302 /* enum: Bad message */
303 #define MC_CMD_ERR_EBADMSG 0x4a
304 /* enum: Operation not supported */
305 #define MC_CMD_ERR_ENOTSUP 0x5f
306 /* enum: Address not available */
307 #define MC_CMD_ERR_EADDRNOTAVAIL 0x63
308 /* enum: Not connected */
309 #define MC_CMD_ERR_ENOTCONN 0x6b
310 /* enum: Operation already in progress */
311 #define MC_CMD_ERR_EALREADY 0x72
312 /* enum: Stale handle. The handle references a resource that no longer exists.
313  */
314 #define MC_CMD_ERR_ESTALE 0x74
315 /* enum: Resource allocation failed. */
316 #define MC_CMD_ERR_ALLOC_FAIL 0x1000
317 /* enum: V-adaptor not found. */
318 #define MC_CMD_ERR_NO_VADAPTOR 0x1001
319 /* enum: EVB port not found. */
320 #define MC_CMD_ERR_NO_EVB_PORT 0x1002
321 /* enum: V-switch not found. */
322 #define MC_CMD_ERR_NO_VSWITCH 0x1003
323 /* enum: Too many VLAN tags. */
324 #define MC_CMD_ERR_VLAN_LIMIT 0x1004
325 /* enum: Bad PCI function number. */
326 #define MC_CMD_ERR_BAD_PCI_FUNC 0x1005
327 /* enum: Invalid VLAN mode. */
328 #define MC_CMD_ERR_BAD_VLAN_MODE 0x1006
329 /* enum: Invalid v-switch type. */
330 #define MC_CMD_ERR_BAD_VSWITCH_TYPE 0x1007
331 /* enum: Invalid v-port type. */
332 #define MC_CMD_ERR_BAD_VPORT_TYPE 0x1008
333 /* enum: MAC address exists. */
334 #define MC_CMD_ERR_MAC_EXIST 0x1009
335 /* enum: Slave core not present */
336 #define MC_CMD_ERR_SLAVE_NOT_PRESENT 0x100a
337 /* enum: The datapath is disabled. */
338 #define MC_CMD_ERR_DATAPATH_DISABLED 0x100b
339 /* enum: The requesting client is not a function */
340 #define MC_CMD_ERR_CLIENT_NOT_FN 0x100c
341 /* enum: The requested operation might require the command to be passed between
342  * MCs, and thetransport doesn't support that. Should only ever been seen over
343  * the UART.
344  */
345 #define MC_CMD_ERR_TRANSPORT_NOPROXY 0x100d
346 /* enum: VLAN tag(s) exists */
347 #define MC_CMD_ERR_VLAN_EXIST 0x100e
348 /* enum: No MAC address assigned to an EVB port */
349 #define MC_CMD_ERR_NO_MAC_ADDR 0x100f
350 /* enum: Notifies the driver that the request has been relayed to an admin
351  * function for authorization. The driver should wait for a PROXY_RESPONSE
352  * event and then resend its request. This error code is followed by a 32-bit
353  * handle that helps matching it with the respective PROXY_RESPONSE event.
354  */
355 #define MC_CMD_ERR_PROXY_PENDING 0x1010
356 /* enum: The request cannot be passed for authorization because another request
357  * from the same function is currently being authorized. The drvier should try
358  * again later.
359  */
360 #define MC_CMD_ERR_PROXY_INPROGRESS 0x1011
361 /* enum: Returned by MC_CMD_PROXY_COMPLETE if the caller is not the function
362  * that has enabled proxying or BLOCK_INDEX points to a function that doesn't
363  * await an authorization.
364  */
365 #define MC_CMD_ERR_PROXY_UNEXPECTED 0x1012
366 /* enum: This code is currently only used internally in FW. Its meaning is that
367  * an operation failed due to lack of SR-IOV privilege. Normally it is
368  * translated to EPERM by send_cmd_err(), but it may also be used to trigger
369  * some special mechanism for handling such case, e.g. to relay the failed
370  * request to a designated admin function for authorization.
371  */
372 #define MC_CMD_ERR_NO_PRIVILEGE 0x1013
373 /* enum: Workaround 26807 could not be turned on/off because some functions
374  * have already installed filters. See the comment at
375  * MC_CMD_WORKAROUND_BUG26807. May also returned for other operations such as
376  * sub-variant switching.
377  */
378 #define MC_CMD_ERR_FILTERS_PRESENT 0x1014
379 /* enum: The clock whose frequency you've attempted to set set doesn't exist on
380  * this NIC
381  */
382 #define MC_CMD_ERR_NO_CLOCK 0x1015
383 /* enum: Returned by MC_CMD_TESTASSERT if the action that should have caused an
384  * assertion failed to do so.
385  */
386 #define MC_CMD_ERR_UNREACHABLE 0x1016
387 /* enum: This command needs to be processed in the background but there were no
388  * resources to do so. Send it again after a command has completed.
389  */
390 #define MC_CMD_ERR_QUEUE_FULL 0x1017
391 /* enum: The operation could not be completed because the PCIe link has gone
392  * away. This error code is never expected to be returned over the TLP
393  * transport.
394  */
395 #define MC_CMD_ERR_NO_PCIE 0x1018
396 /* enum: The operation could not be completed because the datapath has gone
397  * away. This is distinct from MC_CMD_ERR_DATAPATH_DISABLED in that the
398  * datapath absence may be temporary
399  */
400 #define MC_CMD_ERR_NO_DATAPATH 0x1019
401 /* enum: The operation could not complete because some VIs are allocated */
402 #define MC_CMD_ERR_VIS_PRESENT 0x101a
403 /* enum: The operation could not complete because some PIO buffers are
404  * allocated
405  */
406 #define MC_CMD_ERR_PIOBUFS_PRESENT 0x101b
407
408 /* MC_CMD_RESOURCE_SPECIFIER enum */
409 /* enum: Any */
410 #define MC_CMD_RESOURCE_INSTANCE_ANY 0xffffffff
411 #define MC_CMD_RESOURCE_INSTANCE_NONE 0xfffffffe /* enum */
412
413 /* MAE_MCDI_ENCAP_TYPE enum: Encapsulation type. Defines how the payload will
414  * be parsed to an inner frame. Other values are reserved. Unknown values
415  * should be treated same as NONE.
416  */
417 #define MAE_MCDI_ENCAP_TYPE_NONE 0x0 /* enum */
418 /* enum: Don't assume enum aligns with support bitmask... */
419 #define MAE_MCDI_ENCAP_TYPE_VXLAN 0x1
420 #define MAE_MCDI_ENCAP_TYPE_NVGRE 0x2 /* enum */
421 #define MAE_MCDI_ENCAP_TYPE_GENEVE 0x3 /* enum */
422 #define MAE_MCDI_ENCAP_TYPE_L2GRE 0x4 /* enum */
423
424 /* MCDI_EVENT structuredef: The structure of an MCDI_EVENT on Siena/EF10/EF100
425  * platforms
426  */
427 #define MCDI_EVENT_LEN 8
428 #define MCDI_EVENT_CONT_LBN 32
429 #define MCDI_EVENT_CONT_WIDTH 1
430 #define MCDI_EVENT_LEVEL_LBN 33
431 #define MCDI_EVENT_LEVEL_WIDTH 3
432 /* enum: Info. */
433 #define MCDI_EVENT_LEVEL_INFO 0x0
434 /* enum: Warning. */
435 #define MCDI_EVENT_LEVEL_WARN 0x1
436 /* enum: Error. */
437 #define MCDI_EVENT_LEVEL_ERR 0x2
438 /* enum: Fatal. */
439 #define MCDI_EVENT_LEVEL_FATAL 0x3
440 #define MCDI_EVENT_DATA_OFST 0
441 #define MCDI_EVENT_DATA_LEN 4
442 #define MCDI_EVENT_CMDDONE_SEQ_OFST 0
443 #define MCDI_EVENT_CMDDONE_SEQ_LBN 0
444 #define MCDI_EVENT_CMDDONE_SEQ_WIDTH 8
445 #define MCDI_EVENT_CMDDONE_DATALEN_OFST 0
446 #define MCDI_EVENT_CMDDONE_DATALEN_LBN 8
447 #define MCDI_EVENT_CMDDONE_DATALEN_WIDTH 8
448 #define MCDI_EVENT_CMDDONE_ERRNO_OFST 0
449 #define MCDI_EVENT_CMDDONE_ERRNO_LBN 16
450 #define MCDI_EVENT_CMDDONE_ERRNO_WIDTH 8
451 #define MCDI_EVENT_LINKCHANGE_LP_CAP_OFST 0
452 #define MCDI_EVENT_LINKCHANGE_LP_CAP_LBN 0
453 #define MCDI_EVENT_LINKCHANGE_LP_CAP_WIDTH 16
454 #define MCDI_EVENT_LINKCHANGE_SPEED_OFST 0
455 #define MCDI_EVENT_LINKCHANGE_SPEED_LBN 16
456 #define MCDI_EVENT_LINKCHANGE_SPEED_WIDTH 4
457 /* enum: Link is down or link speed could not be determined */
458 #define MCDI_EVENT_LINKCHANGE_SPEED_UNKNOWN 0x0
459 /* enum: 100Mbs */
460 #define MCDI_EVENT_LINKCHANGE_SPEED_100M 0x1
461 /* enum: 1Gbs */
462 #define MCDI_EVENT_LINKCHANGE_SPEED_1G 0x2
463 /* enum: 10Gbs */
464 #define MCDI_EVENT_LINKCHANGE_SPEED_10G 0x3
465 /* enum: 40Gbs */
466 #define MCDI_EVENT_LINKCHANGE_SPEED_40G 0x4
467 /* enum: 25Gbs */
468 #define MCDI_EVENT_LINKCHANGE_SPEED_25G 0x5
469 /* enum: 50Gbs */
470 #define MCDI_EVENT_LINKCHANGE_SPEED_50G 0x6
471 /* enum: 100Gbs */
472 #define MCDI_EVENT_LINKCHANGE_SPEED_100G 0x7
473 #define MCDI_EVENT_LINKCHANGE_FCNTL_OFST 0
474 #define MCDI_EVENT_LINKCHANGE_FCNTL_LBN 20
475 #define MCDI_EVENT_LINKCHANGE_FCNTL_WIDTH 4
476 #define MCDI_EVENT_LINKCHANGE_LINK_FLAGS_OFST 0
477 #define MCDI_EVENT_LINKCHANGE_LINK_FLAGS_LBN 24
478 #define MCDI_EVENT_LINKCHANGE_LINK_FLAGS_WIDTH 8
479 #define MCDI_EVENT_SENSOREVT_MONITOR_OFST 0
480 #define MCDI_EVENT_SENSOREVT_MONITOR_LBN 0
481 #define MCDI_EVENT_SENSOREVT_MONITOR_WIDTH 8
482 #define MCDI_EVENT_SENSOREVT_STATE_OFST 0
483 #define MCDI_EVENT_SENSOREVT_STATE_LBN 8
484 #define MCDI_EVENT_SENSOREVT_STATE_WIDTH 8
485 #define MCDI_EVENT_SENSOREVT_VALUE_OFST 0
486 #define MCDI_EVENT_SENSOREVT_VALUE_LBN 16
487 #define MCDI_EVENT_SENSOREVT_VALUE_WIDTH 16
488 #define MCDI_EVENT_FWALERT_DATA_OFST 0
489 #define MCDI_EVENT_FWALERT_DATA_LBN 8
490 #define MCDI_EVENT_FWALERT_DATA_WIDTH 24
491 #define MCDI_EVENT_FWALERT_REASON_OFST 0
492 #define MCDI_EVENT_FWALERT_REASON_LBN 0
493 #define MCDI_EVENT_FWALERT_REASON_WIDTH 8
494 /* enum: SRAM Access. */
495 #define MCDI_EVENT_FWALERT_REASON_SRAM_ACCESS 0x1
496 #define MCDI_EVENT_FLR_VF_OFST 0
497 #define MCDI_EVENT_FLR_VF_LBN 0
498 #define MCDI_EVENT_FLR_VF_WIDTH 8
499 #define MCDI_EVENT_TX_ERR_TXQ_OFST 0
500 #define MCDI_EVENT_TX_ERR_TXQ_LBN 0
501 #define MCDI_EVENT_TX_ERR_TXQ_WIDTH 12
502 #define MCDI_EVENT_TX_ERR_TYPE_OFST 0
503 #define MCDI_EVENT_TX_ERR_TYPE_LBN 12
504 #define MCDI_EVENT_TX_ERR_TYPE_WIDTH 4
505 /* enum: Descriptor loader reported failure */
506 #define MCDI_EVENT_TX_ERR_DL_FAIL 0x1
507 /* enum: Descriptor ring empty and no EOP seen for packet */
508 #define MCDI_EVENT_TX_ERR_NO_EOP 0x2
509 /* enum: Overlength packet */
510 #define MCDI_EVENT_TX_ERR_2BIG 0x3
511 /* enum: Malformed option descriptor */
512 #define MCDI_EVENT_TX_BAD_OPTDESC 0x5
513 /* enum: Option descriptor part way through a packet */
514 #define MCDI_EVENT_TX_OPT_IN_PKT 0x8
515 /* enum: DMA or PIO data access error */
516 #define MCDI_EVENT_TX_ERR_BAD_DMA_OR_PIO 0x9
517 #define MCDI_EVENT_TX_ERR_INFO_OFST 0
518 #define MCDI_EVENT_TX_ERR_INFO_LBN 16
519 #define MCDI_EVENT_TX_ERR_INFO_WIDTH 16
520 #define MCDI_EVENT_TX_FLUSH_TO_DRIVER_OFST 0
521 #define MCDI_EVENT_TX_FLUSH_TO_DRIVER_LBN 12
522 #define MCDI_EVENT_TX_FLUSH_TO_DRIVER_WIDTH 1
523 #define MCDI_EVENT_TX_FLUSH_TXQ_OFST 0
524 #define MCDI_EVENT_TX_FLUSH_TXQ_LBN 0
525 #define MCDI_EVENT_TX_FLUSH_TXQ_WIDTH 12
526 #define MCDI_EVENT_PTP_ERR_TYPE_OFST 0
527 #define MCDI_EVENT_PTP_ERR_TYPE_LBN 0
528 #define MCDI_EVENT_PTP_ERR_TYPE_WIDTH 8
529 /* enum: PLL lost lock */
530 #define MCDI_EVENT_PTP_ERR_PLL_LOST 0x1
531 /* enum: Filter overflow (PDMA) */
532 #define MCDI_EVENT_PTP_ERR_FILTER 0x2
533 /* enum: FIFO overflow (FPGA) */
534 #define MCDI_EVENT_PTP_ERR_FIFO 0x3
535 /* enum: Merge queue overflow */
536 #define MCDI_EVENT_PTP_ERR_QUEUE 0x4
537 #define MCDI_EVENT_AOE_ERR_TYPE_OFST 0
538 #define MCDI_EVENT_AOE_ERR_TYPE_LBN 0
539 #define MCDI_EVENT_AOE_ERR_TYPE_WIDTH 8
540 /* enum: AOE failed to load - no valid image? */
541 #define MCDI_EVENT_AOE_NO_LOAD 0x1
542 /* enum: AOE FC reported an exception */
543 #define MCDI_EVENT_AOE_FC_ASSERT 0x2
544 /* enum: AOE FC watchdogged */
545 #define MCDI_EVENT_AOE_FC_WATCHDOG 0x3
546 /* enum: AOE FC failed to start */
547 #define MCDI_EVENT_AOE_FC_NO_START 0x4
548 /* enum: Generic AOE fault - likely to have been reported via other means too
549  * but intended for use by aoex driver.
550  */
551 #define MCDI_EVENT_AOE_FAULT 0x5
552 /* enum: Results of reprogramming the CPLD (status in AOE_ERR_DATA) */
553 #define MCDI_EVENT_AOE_CPLD_REPROGRAMMED 0x6
554 /* enum: AOE loaded successfully */
555 #define MCDI_EVENT_AOE_LOAD 0x7
556 /* enum: AOE DMA operation completed (LSB of HOST_HANDLE in AOE_ERR_DATA) */
557 #define MCDI_EVENT_AOE_DMA 0x8
558 /* enum: AOE byteblaster connected/disconnected (Connection status in
559  * AOE_ERR_DATA)
560  */
561 #define MCDI_EVENT_AOE_BYTEBLASTER 0x9
562 /* enum: DDR ECC status update */
563 #define MCDI_EVENT_AOE_DDR_ECC_STATUS 0xa
564 /* enum: PTP status update */
565 #define MCDI_EVENT_AOE_PTP_STATUS 0xb
566 /* enum: FPGA header incorrect */
567 #define MCDI_EVENT_AOE_FPGA_LOAD_HEADER_ERR 0xc
568 /* enum: FPGA Powered Off due to error in powering up FPGA */
569 #define MCDI_EVENT_AOE_FPGA_POWER_OFF 0xd
570 /* enum: AOE FPGA load failed due to MC to MUM communication failure */
571 #define MCDI_EVENT_AOE_FPGA_LOAD_FAILED 0xe
572 /* enum: Notify that invalid flash type detected */
573 #define MCDI_EVENT_AOE_INVALID_FPGA_FLASH_TYPE 0xf
574 /* enum: Notify that the attempt to run FPGA Controller firmware timedout */
575 #define MCDI_EVENT_AOE_FC_RUN_TIMEDOUT 0x10
576 /* enum: Failure to probe one or more FPGA boot flash chips */
577 #define MCDI_EVENT_AOE_FPGA_BOOT_FLASH_INVALID 0x11
578 /* enum: FPGA boot-flash contains an invalid image header */
579 #define MCDI_EVENT_AOE_FPGA_BOOT_FLASH_HDR_INVALID 0x12
580 /* enum: Failed to program clocks required by the FPGA */
581 #define MCDI_EVENT_AOE_FPGA_CLOCKS_PROGRAM_FAILED 0x13
582 /* enum: Notify that FPGA Controller is alive to serve MCDI requests */
583 #define MCDI_EVENT_AOE_FC_RUNNING 0x14
584 #define MCDI_EVENT_AOE_ERR_DATA_OFST 0
585 #define MCDI_EVENT_AOE_ERR_DATA_LBN 8
586 #define MCDI_EVENT_AOE_ERR_DATA_WIDTH 8
587 #define MCDI_EVENT_AOE_ERR_FC_ASSERT_INFO_OFST 0
588 #define MCDI_EVENT_AOE_ERR_FC_ASSERT_INFO_LBN 8
589 #define MCDI_EVENT_AOE_ERR_FC_ASSERT_INFO_WIDTH 8
590 /* enum: FC Assert happened, but the register information is not available */
591 #define MCDI_EVENT_AOE_ERR_FC_ASSERT_SEEN 0x0
592 /* enum: The register information for FC Assert is ready for readinng by driver
593  */
594 #define MCDI_EVENT_AOE_ERR_FC_ASSERT_DATA_READY 0x1
595 #define MCDI_EVENT_AOE_ERR_CODE_FPGA_HEADER_VERIFY_FAILED_OFST 0
596 #define MCDI_EVENT_AOE_ERR_CODE_FPGA_HEADER_VERIFY_FAILED_LBN 8
597 #define MCDI_EVENT_AOE_ERR_CODE_FPGA_HEADER_VERIFY_FAILED_WIDTH 8
598 /* enum: Reading from NV failed */
599 #define MCDI_EVENT_AOE_ERR_FPGA_HEADER_NV_READ_FAIL 0x0
600 /* enum: Invalid Magic Number if FPGA header */
601 #define MCDI_EVENT_AOE_ERR_FPGA_HEADER_MAGIC_FAIL 0x1
602 /* enum: Invalid Silicon type detected in header */
603 #define MCDI_EVENT_AOE_ERR_FPGA_HEADER_SILICON_TYPE 0x2
604 /* enum: Unsupported VRatio */
605 #define MCDI_EVENT_AOE_ERR_FPGA_HEADER_VRATIO 0x3
606 /* enum: Unsupported DDR Type */
607 #define MCDI_EVENT_AOE_ERR_FPGA_HEADER_DDR_TYPE 0x4
608 /* enum: DDR Voltage out of supported range */
609 #define MCDI_EVENT_AOE_ERR_FPGA_HEADER_DDR_VOLTAGE 0x5
610 /* enum: Unsupported DDR speed */
611 #define MCDI_EVENT_AOE_ERR_FPGA_HEADER_DDR_SPEED 0x6
612 /* enum: Unsupported DDR size */
613 #define MCDI_EVENT_AOE_ERR_FPGA_HEADER_DDR_SIZE 0x7
614 /* enum: Unsupported DDR rank */
615 #define MCDI_EVENT_AOE_ERR_FPGA_HEADER_DDR_RANK 0x8
616 #define MCDI_EVENT_AOE_ERR_CODE_INVALID_FPGA_FLASH_TYPE_INFO_OFST 0
617 #define MCDI_EVENT_AOE_ERR_CODE_INVALID_FPGA_FLASH_TYPE_INFO_LBN 8
618 #define MCDI_EVENT_AOE_ERR_CODE_INVALID_FPGA_FLASH_TYPE_INFO_WIDTH 8
619 /* enum: Primary boot flash */
620 #define MCDI_EVENT_AOE_FLASH_TYPE_BOOT_PRIMARY 0x0
621 /* enum: Secondary boot flash */
622 #define MCDI_EVENT_AOE_FLASH_TYPE_BOOT_SECONDARY 0x1
623 #define MCDI_EVENT_AOE_ERR_CODE_FPGA_POWER_OFF_OFST 0
624 #define MCDI_EVENT_AOE_ERR_CODE_FPGA_POWER_OFF_LBN 8
625 #define MCDI_EVENT_AOE_ERR_CODE_FPGA_POWER_OFF_WIDTH 8
626 #define MCDI_EVENT_AOE_ERR_CODE_FPGA_LOAD_FAILED_OFST 0
627 #define MCDI_EVENT_AOE_ERR_CODE_FPGA_LOAD_FAILED_LBN 8
628 #define MCDI_EVENT_AOE_ERR_CODE_FPGA_LOAD_FAILED_WIDTH 8
629 #define MCDI_EVENT_RX_ERR_RXQ_OFST 0
630 #define MCDI_EVENT_RX_ERR_RXQ_LBN 0
631 #define MCDI_EVENT_RX_ERR_RXQ_WIDTH 12
632 #define MCDI_EVENT_RX_ERR_TYPE_OFST 0
633 #define MCDI_EVENT_RX_ERR_TYPE_LBN 12
634 #define MCDI_EVENT_RX_ERR_TYPE_WIDTH 4
635 #define MCDI_EVENT_RX_ERR_INFO_OFST 0
636 #define MCDI_EVENT_RX_ERR_INFO_LBN 16
637 #define MCDI_EVENT_RX_ERR_INFO_WIDTH 16
638 #define MCDI_EVENT_RX_FLUSH_TO_DRIVER_OFST 0
639 #define MCDI_EVENT_RX_FLUSH_TO_DRIVER_LBN 12
640 #define MCDI_EVENT_RX_FLUSH_TO_DRIVER_WIDTH 1
641 #define MCDI_EVENT_RX_FLUSH_RXQ_OFST 0
642 #define MCDI_EVENT_RX_FLUSH_RXQ_LBN 0
643 #define MCDI_EVENT_RX_FLUSH_RXQ_WIDTH 12
644 #define MCDI_EVENT_MC_REBOOT_COUNT_OFST 0
645 #define MCDI_EVENT_MC_REBOOT_COUNT_LBN 0
646 #define MCDI_EVENT_MC_REBOOT_COUNT_WIDTH 16
647 #define MCDI_EVENT_MUM_ERR_TYPE_OFST 0
648 #define MCDI_EVENT_MUM_ERR_TYPE_LBN 0
649 #define MCDI_EVENT_MUM_ERR_TYPE_WIDTH 8
650 /* enum: MUM failed to load - no valid image? */
651 #define MCDI_EVENT_MUM_NO_LOAD 0x1
652 /* enum: MUM f/w reported an exception */
653 #define MCDI_EVENT_MUM_ASSERT 0x2
654 /* enum: MUM not kicking watchdog */
655 #define MCDI_EVENT_MUM_WATCHDOG 0x3
656 #define MCDI_EVENT_MUM_ERR_DATA_OFST 0
657 #define MCDI_EVENT_MUM_ERR_DATA_LBN 8
658 #define MCDI_EVENT_MUM_ERR_DATA_WIDTH 8
659 #define MCDI_EVENT_DBRET_SEQ_OFST 0
660 #define MCDI_EVENT_DBRET_SEQ_LBN 0
661 #define MCDI_EVENT_DBRET_SEQ_WIDTH 8
662 #define MCDI_EVENT_SUC_ERR_TYPE_OFST 0
663 #define MCDI_EVENT_SUC_ERR_TYPE_LBN 0
664 #define MCDI_EVENT_SUC_ERR_TYPE_WIDTH 8
665 /* enum: Corrupted or bad SUC application. */
666 #define MCDI_EVENT_SUC_BAD_APP 0x1
667 /* enum: SUC application reported an assert. */
668 #define MCDI_EVENT_SUC_ASSERT 0x2
669 /* enum: SUC application reported an exception. */
670 #define MCDI_EVENT_SUC_EXCEPTION 0x3
671 /* enum: SUC watchdog timer expired. */
672 #define MCDI_EVENT_SUC_WATCHDOG 0x4
673 #define MCDI_EVENT_SUC_ERR_ADDRESS_OFST 0
674 #define MCDI_EVENT_SUC_ERR_ADDRESS_LBN 8
675 #define MCDI_EVENT_SUC_ERR_ADDRESS_WIDTH 24
676 #define MCDI_EVENT_SUC_ERR_DATA_OFST 0
677 #define MCDI_EVENT_SUC_ERR_DATA_LBN 8
678 #define MCDI_EVENT_SUC_ERR_DATA_WIDTH 24
679 #define MCDI_EVENT_LINKCHANGE_V2_LP_CAP_OFST 0
680 #define MCDI_EVENT_LINKCHANGE_V2_LP_CAP_LBN 0
681 #define MCDI_EVENT_LINKCHANGE_V2_LP_CAP_WIDTH 24
682 #define MCDI_EVENT_LINKCHANGE_V2_SPEED_OFST 0
683 #define MCDI_EVENT_LINKCHANGE_V2_SPEED_LBN 24
684 #define MCDI_EVENT_LINKCHANGE_V2_SPEED_WIDTH 4
685 /*             Enum values, see field(s): */
686 /*                MCDI_EVENT/LINKCHANGE_SPEED */
687 #define MCDI_EVENT_LINKCHANGE_V2_FLAGS_LINK_UP_OFST 0
688 #define MCDI_EVENT_LINKCHANGE_V2_FLAGS_LINK_UP_LBN 28
689 #define MCDI_EVENT_LINKCHANGE_V2_FLAGS_LINK_UP_WIDTH 1
690 #define MCDI_EVENT_LINKCHANGE_V2_FCNTL_OFST 0
691 #define MCDI_EVENT_LINKCHANGE_V2_FCNTL_LBN 29
692 #define MCDI_EVENT_LINKCHANGE_V2_FCNTL_WIDTH 3
693 /*             Enum values, see field(s): */
694 /*                MC_CMD_SET_MAC/MC_CMD_SET_MAC_IN/FCNTL */
695 #define MCDI_EVENT_MODULECHANGE_LD_CAP_OFST 0
696 #define MCDI_EVENT_MODULECHANGE_LD_CAP_LBN 0
697 #define MCDI_EVENT_MODULECHANGE_LD_CAP_WIDTH 30
698 #define MCDI_EVENT_MODULECHANGE_SEQ_OFST 0
699 #define MCDI_EVENT_MODULECHANGE_SEQ_LBN 30
700 #define MCDI_EVENT_MODULECHANGE_SEQ_WIDTH 2
701 #define MCDI_EVENT_DATA_LBN 0
702 #define MCDI_EVENT_DATA_WIDTH 32
703 /* Alias for PTP_DATA. */
704 #define MCDI_EVENT_SRC_LBN 36
705 #define MCDI_EVENT_SRC_WIDTH 8
706 /* Data associated with PTP events which doesn't fit into the main DATA field
707  */
708 #define MCDI_EVENT_PTP_DATA_LBN 36
709 #define MCDI_EVENT_PTP_DATA_WIDTH 8
710 /* EF100 specific. Defined by QDMA. The phase bit, changes each time round the
711  * event ring
712  */
713 #define MCDI_EVENT_EV_EVQ_PHASE_LBN 59
714 #define MCDI_EVENT_EV_EVQ_PHASE_WIDTH 1
715 #define MCDI_EVENT_EV_CODE_LBN 60
716 #define MCDI_EVENT_EV_CODE_WIDTH 4
717 #define MCDI_EVENT_CODE_LBN 44
718 #define MCDI_EVENT_CODE_WIDTH 8
719 /* enum: Event generated by host software */
720 #define MCDI_EVENT_SW_EVENT 0x0
721 /* enum: Bad assert. */
722 #define MCDI_EVENT_CODE_BADSSERT 0x1
723 /* enum: PM Notice. */
724 #define MCDI_EVENT_CODE_PMNOTICE 0x2
725 /* enum: Command done. */
726 #define MCDI_EVENT_CODE_CMDDONE 0x3
727 /* enum: Link change. */
728 #define MCDI_EVENT_CODE_LINKCHANGE 0x4
729 /* enum: Sensor Event. */
730 #define MCDI_EVENT_CODE_SENSOREVT 0x5
731 /* enum: Schedule error. */
732 #define MCDI_EVENT_CODE_SCHEDERR 0x6
733 /* enum: Reboot. */
734 #define MCDI_EVENT_CODE_REBOOT 0x7
735 /* enum: Mac stats DMA. */
736 #define MCDI_EVENT_CODE_MAC_STATS_DMA 0x8
737 /* enum: Firmware alert. */
738 #define MCDI_EVENT_CODE_FWALERT 0x9
739 /* enum: Function level reset. */
740 #define MCDI_EVENT_CODE_FLR 0xa
741 /* enum: Transmit error */
742 #define MCDI_EVENT_CODE_TX_ERR 0xb
743 /* enum: Tx flush has completed */
744 #define MCDI_EVENT_CODE_TX_FLUSH 0xc
745 /* enum: PTP packet received timestamp */
746 #define MCDI_EVENT_CODE_PTP_RX 0xd
747 /* enum: PTP NIC failure */
748 #define MCDI_EVENT_CODE_PTP_FAULT 0xe
749 /* enum: PTP PPS event */
750 #define MCDI_EVENT_CODE_PTP_PPS 0xf
751 /* enum: Rx flush has completed */
752 #define MCDI_EVENT_CODE_RX_FLUSH 0x10
753 /* enum: Receive error */
754 #define MCDI_EVENT_CODE_RX_ERR 0x11
755 /* enum: AOE fault */
756 #define MCDI_EVENT_CODE_AOE 0x12
757 /* enum: Network port calibration failed (VCAL). */
758 #define MCDI_EVENT_CODE_VCAL_FAIL 0x13
759 /* enum: HW PPS event */
760 #define MCDI_EVENT_CODE_HW_PPS 0x14
761 /* enum: The MC has rebooted (huntington and later, siena uses CODE_REBOOT and
762  * a different format)
763  */
764 #define MCDI_EVENT_CODE_MC_REBOOT 0x15
765 /* enum: the MC has detected a parity error */
766 #define MCDI_EVENT_CODE_PAR_ERR 0x16
767 /* enum: the MC has detected a correctable error */
768 #define MCDI_EVENT_CODE_ECC_CORR_ERR 0x17
769 /* enum: the MC has detected an uncorrectable error */
770 #define MCDI_EVENT_CODE_ECC_FATAL_ERR 0x18
771 /* enum: The MC has entered offline BIST mode */
772 #define MCDI_EVENT_CODE_MC_BIST 0x19
773 /* enum: PTP tick event providing current NIC time */
774 #define MCDI_EVENT_CODE_PTP_TIME 0x1a
775 /* enum: MUM fault */
776 #define MCDI_EVENT_CODE_MUM 0x1b
777 /* enum: notify the designated PF of a new authorization request */
778 #define MCDI_EVENT_CODE_PROXY_REQUEST 0x1c
779 /* enum: notify a function that awaits an authorization that its request has
780  * been processed and it may now resend the command
781  */
782 #define MCDI_EVENT_CODE_PROXY_RESPONSE 0x1d
783 /* enum: MCDI command accepted. New commands can be issued but this command is
784  * not done yet.
785  */
786 #define MCDI_EVENT_CODE_DBRET 0x1e
787 /* enum: The MC has detected a fault on the SUC */
788 #define MCDI_EVENT_CODE_SUC 0x1f
789 /* enum: Link change. This event is sent instead of LINKCHANGE if
790  * WANT_V2_LINKCHANGES was set on driver attach.
791  */
792 #define MCDI_EVENT_CODE_LINKCHANGE_V2 0x20
793 /* enum: This event is sent if WANT_V2_LINKCHANGES was set on driver attach
794  * when the local device capabilities changes. This will usually correspond to
795  * a module change.
796  */
797 #define MCDI_EVENT_CODE_MODULECHANGE 0x21
798 /* enum: Notification that the sensors have been added and/or removed from the
799  * sensor table. This event includes the new sensor table generation count, if
800  * this does not match the driver's local copy it is expected to call
801  * DYNAMIC_SENSORS_LIST to refresh it.
802  */
803 #define MCDI_EVENT_CODE_DYNAMIC_SENSORS_CHANGE 0x22
804 /* enum: Notification that a sensor has changed state as a result of a reading
805  * crossing a threshold. This is sent as two events, the first event contains
806  * the handle and the sensor's state (in the SRC field), and the second
807  * contains the value.
808  */
809 #define MCDI_EVENT_CODE_DYNAMIC_SENSORS_STATE_CHANGE 0x23
810 /* enum: Notification that a descriptor proxy function configuration has been
811  * pushed to "live" status (visible to host). SRC field contains the handle of
812  * the affected descriptor proxy function. DATA field contains the generation
813  * count of configuration set applied. See MC_CMD_DESC_PROXY_FUNC_CONFIG_SET /
814  * MC_CMD_DESC_PROXY_FUNC_CONFIG_COMMIT and SF-122927-TC for details.
815  */
816 #define MCDI_EVENT_CODE_DESC_PROXY_FUNC_CONFIG_COMMITTED 0x24
817 /* enum: Notification that a descriptor proxy function has been reset. SRC
818  * field contains the handle of the affected descriptor proxy function. See
819  * SF-122927-TC for details.
820  */
821 #define MCDI_EVENT_CODE_DESC_PROXY_FUNC_RESET 0x25
822 /* enum: Notification that a driver attached to a descriptor proxy function.
823  * SRC field contains the handle of the affected descriptor proxy function. For
824  * Virtio proxy functions this message consists of two MCDI events, where the
825  * first event's (CONT=1) DATA field carries negotiated virtio feature bits 0
826  * to 31 and the second (CONT=0) carries bits 32 to 63. For EF100 proxy
827  * functions event length and meaning of DATA field is not yet defined. See
828  * SF-122927-TC for details.
829  */
830 #define MCDI_EVENT_CODE_DESC_PROXY_FUNC_DRIVER_ATTACH 0x26
831 /* enum: Artificial event generated by host and posted via MC for test
832  * purposes.
833  */
834 #define MCDI_EVENT_CODE_TESTGEN 0xfa
835 #define MCDI_EVENT_CMDDONE_DATA_OFST 0
836 #define MCDI_EVENT_CMDDONE_DATA_LEN 4
837 #define MCDI_EVENT_CMDDONE_DATA_LBN 0
838 #define MCDI_EVENT_CMDDONE_DATA_WIDTH 32
839 #define MCDI_EVENT_LINKCHANGE_DATA_OFST 0
840 #define MCDI_EVENT_LINKCHANGE_DATA_LEN 4
841 #define MCDI_EVENT_LINKCHANGE_DATA_LBN 0
842 #define MCDI_EVENT_LINKCHANGE_DATA_WIDTH 32
843 #define MCDI_EVENT_SENSOREVT_DATA_OFST 0
844 #define MCDI_EVENT_SENSOREVT_DATA_LEN 4
845 #define MCDI_EVENT_SENSOREVT_DATA_LBN 0
846 #define MCDI_EVENT_SENSOREVT_DATA_WIDTH 32
847 #define MCDI_EVENT_MAC_STATS_DMA_GENERATION_OFST 0
848 #define MCDI_EVENT_MAC_STATS_DMA_GENERATION_LEN 4
849 #define MCDI_EVENT_MAC_STATS_DMA_GENERATION_LBN 0
850 #define MCDI_EVENT_MAC_STATS_DMA_GENERATION_WIDTH 32
851 #define MCDI_EVENT_TX_ERR_DATA_OFST 0
852 #define MCDI_EVENT_TX_ERR_DATA_LEN 4
853 #define MCDI_EVENT_TX_ERR_DATA_LBN 0
854 #define MCDI_EVENT_TX_ERR_DATA_WIDTH 32
855 /* For CODE_PTP_RX, CODE_PTP_PPS and CODE_HW_PPS events the seconds field of
856  * timestamp
857  */
858 #define MCDI_EVENT_PTP_SECONDS_OFST 0
859 #define MCDI_EVENT_PTP_SECONDS_LEN 4
860 #define MCDI_EVENT_PTP_SECONDS_LBN 0
861 #define MCDI_EVENT_PTP_SECONDS_WIDTH 32
862 /* For CODE_PTP_RX, CODE_PTP_PPS and CODE_HW_PPS events the major field of
863  * timestamp
864  */
865 #define MCDI_EVENT_PTP_MAJOR_OFST 0
866 #define MCDI_EVENT_PTP_MAJOR_LEN 4
867 #define MCDI_EVENT_PTP_MAJOR_LBN 0
868 #define MCDI_EVENT_PTP_MAJOR_WIDTH 32
869 /* For CODE_PTP_RX, CODE_PTP_PPS and CODE_HW_PPS events the nanoseconds field
870  * of timestamp
871  */
872 #define MCDI_EVENT_PTP_NANOSECONDS_OFST 0
873 #define MCDI_EVENT_PTP_NANOSECONDS_LEN 4
874 #define MCDI_EVENT_PTP_NANOSECONDS_LBN 0
875 #define MCDI_EVENT_PTP_NANOSECONDS_WIDTH 32
876 /* For CODE_PTP_RX, CODE_PTP_PPS and CODE_HW_PPS events the minor field of
877  * timestamp
878  */
879 #define MCDI_EVENT_PTP_MINOR_OFST 0
880 #define MCDI_EVENT_PTP_MINOR_LEN 4
881 #define MCDI_EVENT_PTP_MINOR_LBN 0
882 #define MCDI_EVENT_PTP_MINOR_WIDTH 32
883 /* For CODE_PTP_RX events, the lowest four bytes of sourceUUID from PTP packet
884  */
885 #define MCDI_EVENT_PTP_UUID_OFST 0
886 #define MCDI_EVENT_PTP_UUID_LEN 4
887 #define MCDI_EVENT_PTP_UUID_LBN 0
888 #define MCDI_EVENT_PTP_UUID_WIDTH 32
889 #define MCDI_EVENT_RX_ERR_DATA_OFST 0
890 #define MCDI_EVENT_RX_ERR_DATA_LEN 4
891 #define MCDI_EVENT_RX_ERR_DATA_LBN 0
892 #define MCDI_EVENT_RX_ERR_DATA_WIDTH 32
893 #define MCDI_EVENT_PAR_ERR_DATA_OFST 0
894 #define MCDI_EVENT_PAR_ERR_DATA_LEN 4
895 #define MCDI_EVENT_PAR_ERR_DATA_LBN 0
896 #define MCDI_EVENT_PAR_ERR_DATA_WIDTH 32
897 #define MCDI_EVENT_ECC_CORR_ERR_DATA_OFST 0
898 #define MCDI_EVENT_ECC_CORR_ERR_DATA_LEN 4
899 #define MCDI_EVENT_ECC_CORR_ERR_DATA_LBN 0
900 #define MCDI_EVENT_ECC_CORR_ERR_DATA_WIDTH 32
901 #define MCDI_EVENT_ECC_FATAL_ERR_DATA_OFST 0
902 #define MCDI_EVENT_ECC_FATAL_ERR_DATA_LEN 4
903 #define MCDI_EVENT_ECC_FATAL_ERR_DATA_LBN 0
904 #define MCDI_EVENT_ECC_FATAL_ERR_DATA_WIDTH 32
905 /* For CODE_PTP_TIME events, the major value of the PTP clock */
906 #define MCDI_EVENT_PTP_TIME_MAJOR_OFST 0
907 #define MCDI_EVENT_PTP_TIME_MAJOR_LEN 4
908 #define MCDI_EVENT_PTP_TIME_MAJOR_LBN 0
909 #define MCDI_EVENT_PTP_TIME_MAJOR_WIDTH 32
910 /* For CODE_PTP_TIME events, bits 19-26 of the minor value of the PTP clock */
911 #define MCDI_EVENT_PTP_TIME_MINOR_26_19_LBN 36
912 #define MCDI_EVENT_PTP_TIME_MINOR_26_19_WIDTH 8
913 /* For CODE_PTP_TIME events, most significant bits of the minor value of the
914  * PTP clock. This is a more generic equivalent of PTP_TIME_MINOR_26_19.
915  */
916 #define MCDI_EVENT_PTP_TIME_MINOR_MS_8BITS_LBN 36
917 #define MCDI_EVENT_PTP_TIME_MINOR_MS_8BITS_WIDTH 8
918 /* For CODE_PTP_TIME events where report sync status is enabled, indicates
919  * whether the NIC clock has ever been set
920  */
921 #define MCDI_EVENT_PTP_TIME_NIC_CLOCK_VALID_LBN 36
922 #define MCDI_EVENT_PTP_TIME_NIC_CLOCK_VALID_WIDTH 1
923 /* For CODE_PTP_TIME events where report sync status is enabled, indicates
924  * whether the NIC and System clocks are in sync
925  */
926 #define MCDI_EVENT_PTP_TIME_HOST_NIC_IN_SYNC_LBN 37
927 #define MCDI_EVENT_PTP_TIME_HOST_NIC_IN_SYNC_WIDTH 1
928 /* For CODE_PTP_TIME events where report sync status is enabled, bits 21-26 of
929  * the minor value of the PTP clock
930  */
931 #define MCDI_EVENT_PTP_TIME_MINOR_26_21_LBN 38
932 #define MCDI_EVENT_PTP_TIME_MINOR_26_21_WIDTH 6
933 /* For CODE_PTP_TIME events, most significant bits of the minor value of the
934  * PTP clock. This is a more generic equivalent of PTP_TIME_MINOR_26_21.
935  */
936 #define MCDI_EVENT_PTP_TIME_MINOR_MS_6BITS_LBN 38
937 #define MCDI_EVENT_PTP_TIME_MINOR_MS_6BITS_WIDTH 6
938 #define MCDI_EVENT_PROXY_REQUEST_BUFF_INDEX_OFST 0
939 #define MCDI_EVENT_PROXY_REQUEST_BUFF_INDEX_LEN 4
940 #define MCDI_EVENT_PROXY_REQUEST_BUFF_INDEX_LBN 0
941 #define MCDI_EVENT_PROXY_REQUEST_BUFF_INDEX_WIDTH 32
942 #define MCDI_EVENT_PROXY_RESPONSE_HANDLE_OFST 0
943 #define MCDI_EVENT_PROXY_RESPONSE_HANDLE_LEN 4
944 #define MCDI_EVENT_PROXY_RESPONSE_HANDLE_LBN 0
945 #define MCDI_EVENT_PROXY_RESPONSE_HANDLE_WIDTH 32
946 /* Zero means that the request has been completed or authorized, and the driver
947  * should resend it. A non-zero value means that the authorization has been
948  * denied, and gives the reason. Typically it will be EPERM.
949  */
950 #define MCDI_EVENT_PROXY_RESPONSE_RC_LBN 36
951 #define MCDI_EVENT_PROXY_RESPONSE_RC_WIDTH 8
952 #define MCDI_EVENT_DBRET_DATA_OFST 0
953 #define MCDI_EVENT_DBRET_DATA_LEN 4
954 #define MCDI_EVENT_DBRET_DATA_LBN 0
955 #define MCDI_EVENT_DBRET_DATA_WIDTH 32
956 #define MCDI_EVENT_LINKCHANGE_V2_DATA_OFST 0
957 #define MCDI_EVENT_LINKCHANGE_V2_DATA_LEN 4
958 #define MCDI_EVENT_LINKCHANGE_V2_DATA_LBN 0
959 #define MCDI_EVENT_LINKCHANGE_V2_DATA_WIDTH 32
960 #define MCDI_EVENT_MODULECHANGE_DATA_OFST 0
961 #define MCDI_EVENT_MODULECHANGE_DATA_LEN 4
962 #define MCDI_EVENT_MODULECHANGE_DATA_LBN 0
963 #define MCDI_EVENT_MODULECHANGE_DATA_WIDTH 32
964 /* The new generation count after a sensor has been added or deleted. */
965 #define MCDI_EVENT_DYNAMIC_SENSORS_GENERATION_OFST 0
966 #define MCDI_EVENT_DYNAMIC_SENSORS_GENERATION_LEN 4
967 #define MCDI_EVENT_DYNAMIC_SENSORS_GENERATION_LBN 0
968 #define MCDI_EVENT_DYNAMIC_SENSORS_GENERATION_WIDTH 32
969 /* The handle of a dynamic sensor. */
970 #define MCDI_EVENT_DYNAMIC_SENSORS_HANDLE_OFST 0
971 #define MCDI_EVENT_DYNAMIC_SENSORS_HANDLE_LEN 4
972 #define MCDI_EVENT_DYNAMIC_SENSORS_HANDLE_LBN 0
973 #define MCDI_EVENT_DYNAMIC_SENSORS_HANDLE_WIDTH 32
974 /* The current values of a sensor. */
975 #define MCDI_EVENT_DYNAMIC_SENSORS_VALUE_OFST 0
976 #define MCDI_EVENT_DYNAMIC_SENSORS_VALUE_LEN 4
977 #define MCDI_EVENT_DYNAMIC_SENSORS_VALUE_LBN 0
978 #define MCDI_EVENT_DYNAMIC_SENSORS_VALUE_WIDTH 32
979 /* The current state of a sensor. */
980 #define MCDI_EVENT_DYNAMIC_SENSORS_STATE_LBN 36
981 #define MCDI_EVENT_DYNAMIC_SENSORS_STATE_WIDTH 8
982 #define MCDI_EVENT_DESC_PROXY_DATA_OFST 0
983 #define MCDI_EVENT_DESC_PROXY_DATA_LEN 4
984 #define MCDI_EVENT_DESC_PROXY_DATA_LBN 0
985 #define MCDI_EVENT_DESC_PROXY_DATA_WIDTH 32
986 /* Generation count of applied configuration set */
987 #define MCDI_EVENT_DESC_PROXY_GENERATION_OFST 0
988 #define MCDI_EVENT_DESC_PROXY_GENERATION_LEN 4
989 #define MCDI_EVENT_DESC_PROXY_GENERATION_LBN 0
990 #define MCDI_EVENT_DESC_PROXY_GENERATION_WIDTH 32
991 /* Virtio features negotiated with the host driver. First event (CONT=1)
992  * carries bits 0 to 31. Second event (CONT=0) carries bits 32 to 63.
993  */
994 #define MCDI_EVENT_DESC_PROXY_VIRTIO_FEATURES_OFST 0
995 #define MCDI_EVENT_DESC_PROXY_VIRTIO_FEATURES_LEN 4
996 #define MCDI_EVENT_DESC_PROXY_VIRTIO_FEATURES_LBN 0
997 #define MCDI_EVENT_DESC_PROXY_VIRTIO_FEATURES_WIDTH 32
998
999 /* FCDI_EVENT structuredef */
1000 #define FCDI_EVENT_LEN 8
1001 #define FCDI_EVENT_CONT_LBN 32
1002 #define FCDI_EVENT_CONT_WIDTH 1
1003 #define FCDI_EVENT_LEVEL_LBN 33
1004 #define FCDI_EVENT_LEVEL_WIDTH 3
1005 /* enum: Info. */
1006 #define FCDI_EVENT_LEVEL_INFO 0x0
1007 /* enum: Warning. */
1008 #define FCDI_EVENT_LEVEL_WARN 0x1
1009 /* enum: Error. */
1010 #define FCDI_EVENT_LEVEL_ERR 0x2
1011 /* enum: Fatal. */
1012 #define FCDI_EVENT_LEVEL_FATAL 0x3
1013 #define FCDI_EVENT_DATA_OFST 0
1014 #define FCDI_EVENT_DATA_LEN 4
1015 #define FCDI_EVENT_LINK_STATE_STATUS_OFST 0
1016 #define FCDI_EVENT_LINK_STATE_STATUS_LBN 0
1017 #define FCDI_EVENT_LINK_STATE_STATUS_WIDTH 1
1018 #define FCDI_EVENT_LINK_DOWN 0x0 /* enum */
1019 #define FCDI_EVENT_LINK_UP 0x1 /* enum */
1020 #define FCDI_EVENT_DATA_LBN 0
1021 #define FCDI_EVENT_DATA_WIDTH 32
1022 #define FCDI_EVENT_SRC_LBN 36
1023 #define FCDI_EVENT_SRC_WIDTH 8
1024 #define FCDI_EVENT_EV_CODE_LBN 60
1025 #define FCDI_EVENT_EV_CODE_WIDTH 4
1026 #define FCDI_EVENT_CODE_LBN 44
1027 #define FCDI_EVENT_CODE_WIDTH 8
1028 /* enum: The FC was rebooted. */
1029 #define FCDI_EVENT_CODE_REBOOT 0x1
1030 /* enum: Bad assert. */
1031 #define FCDI_EVENT_CODE_ASSERT 0x2
1032 /* enum: DDR3 test result. */
1033 #define FCDI_EVENT_CODE_DDR_TEST_RESULT 0x3
1034 /* enum: Link status. */
1035 #define FCDI_EVENT_CODE_LINK_STATE 0x4
1036 /* enum: A timed read is ready to be serviced. */
1037 #define FCDI_EVENT_CODE_TIMED_READ 0x5
1038 /* enum: One or more PPS IN events */
1039 #define FCDI_EVENT_CODE_PPS_IN 0x6
1040 /* enum: Tick event from PTP clock */
1041 #define FCDI_EVENT_CODE_PTP_TICK 0x7
1042 /* enum: ECC error counters */
1043 #define FCDI_EVENT_CODE_DDR_ECC_STATUS 0x8
1044 /* enum: Current status of PTP */
1045 #define FCDI_EVENT_CODE_PTP_STATUS 0x9
1046 /* enum: Port id config to map MC-FC port idx */
1047 #define FCDI_EVENT_CODE_PORT_CONFIG 0xa
1048 /* enum: Boot result or error code */
1049 #define FCDI_EVENT_CODE_BOOT_RESULT 0xb
1050 #define FCDI_EVENT_REBOOT_SRC_LBN 36
1051 #define FCDI_EVENT_REBOOT_SRC_WIDTH 8
1052 #define FCDI_EVENT_REBOOT_FC_FW 0x0 /* enum */
1053 #define FCDI_EVENT_REBOOT_FC_BOOTLOADER 0x1 /* enum */
1054 #define FCDI_EVENT_ASSERT_INSTR_ADDRESS_OFST 0
1055 #define FCDI_EVENT_ASSERT_INSTR_ADDRESS_LEN 4
1056 #define FCDI_EVENT_ASSERT_INSTR_ADDRESS_LBN 0
1057 #define FCDI_EVENT_ASSERT_INSTR_ADDRESS_WIDTH 32
1058 #define FCDI_EVENT_ASSERT_TYPE_LBN 36
1059 #define FCDI_EVENT_ASSERT_TYPE_WIDTH 8
1060 #define FCDI_EVENT_DDR_TEST_RESULT_STATUS_CODE_LBN 36
1061 #define FCDI_EVENT_DDR_TEST_RESULT_STATUS_CODE_WIDTH 8
1062 #define FCDI_EVENT_DDR_TEST_RESULT_RESULT_OFST 0
1063 #define FCDI_EVENT_DDR_TEST_RESULT_RESULT_LEN 4
1064 #define FCDI_EVENT_DDR_TEST_RESULT_RESULT_LBN 0
1065 #define FCDI_EVENT_DDR_TEST_RESULT_RESULT_WIDTH 32
1066 #define FCDI_EVENT_LINK_STATE_DATA_OFST 0
1067 #define FCDI_EVENT_LINK_STATE_DATA_LEN 4
1068 #define FCDI_EVENT_LINK_STATE_DATA_LBN 0
1069 #define FCDI_EVENT_LINK_STATE_DATA_WIDTH 32
1070 #define FCDI_EVENT_PTP_STATE_OFST 0
1071 #define FCDI_EVENT_PTP_STATE_LEN 4
1072 #define FCDI_EVENT_PTP_UNDEFINED 0x0 /* enum */
1073 #define FCDI_EVENT_PTP_SETUP_FAILED 0x1 /* enum */
1074 #define FCDI_EVENT_PTP_OPERATIONAL 0x2 /* enum */
1075 #define FCDI_EVENT_PTP_STATE_LBN 0
1076 #define FCDI_EVENT_PTP_STATE_WIDTH 32
1077 #define FCDI_EVENT_DDR_ECC_STATUS_BANK_ID_LBN 36
1078 #define FCDI_EVENT_DDR_ECC_STATUS_BANK_ID_WIDTH 8
1079 #define FCDI_EVENT_DDR_ECC_STATUS_STATUS_OFST 0
1080 #define FCDI_EVENT_DDR_ECC_STATUS_STATUS_LEN 4
1081 #define FCDI_EVENT_DDR_ECC_STATUS_STATUS_LBN 0
1082 #define FCDI_EVENT_DDR_ECC_STATUS_STATUS_WIDTH 32
1083 /* Index of MC port being referred to */
1084 #define FCDI_EVENT_PORT_CONFIG_SRC_LBN 36
1085 #define FCDI_EVENT_PORT_CONFIG_SRC_WIDTH 8
1086 /* FC Port index that matches the MC port index in SRC */
1087 #define FCDI_EVENT_PORT_CONFIG_DATA_OFST 0
1088 #define FCDI_EVENT_PORT_CONFIG_DATA_LEN 4
1089 #define FCDI_EVENT_PORT_CONFIG_DATA_LBN 0
1090 #define FCDI_EVENT_PORT_CONFIG_DATA_WIDTH 32
1091 #define FCDI_EVENT_BOOT_RESULT_OFST 0
1092 #define FCDI_EVENT_BOOT_RESULT_LEN 4
1093 /*            Enum values, see field(s): */
1094 /*               MC_CMD_AOE/MC_CMD_AOE_OUT_INFO/FC_BOOT_RESULT */
1095 #define FCDI_EVENT_BOOT_RESULT_LBN 0
1096 #define FCDI_EVENT_BOOT_RESULT_WIDTH 32
1097
1098 /* FCDI_EXTENDED_EVENT_PPS structuredef: Extended FCDI event to send PPS events
1099  * to the MC. Note that this structure | is overlayed over a normal FCDI event
1100  * such that bits 32-63 containing | event code, level, source etc remain the
1101  * same. In this case the data | field of the header is defined to be the
1102  * number of timestamps
1103  */
1104 #define FCDI_EXTENDED_EVENT_PPS_LENMIN 16
1105 #define FCDI_EXTENDED_EVENT_PPS_LENMAX 248
1106 #define FCDI_EXTENDED_EVENT_PPS_LENMAX_MCDI2 1016
1107 #define FCDI_EXTENDED_EVENT_PPS_LEN(num) (8+8*(num))
1108 #define FCDI_EXTENDED_EVENT_PPS_TIMESTAMPS_NUM(len) (((len)-8)/8)
1109 /* Number of timestamps following */
1110 #define FCDI_EXTENDED_EVENT_PPS_COUNT_OFST 0
1111 #define FCDI_EXTENDED_EVENT_PPS_COUNT_LEN 4
1112 #define FCDI_EXTENDED_EVENT_PPS_COUNT_LBN 0
1113 #define FCDI_EXTENDED_EVENT_PPS_COUNT_WIDTH 32
1114 /* Seconds field of a timestamp record */
1115 #define FCDI_EXTENDED_EVENT_PPS_SECONDS_OFST 8
1116 #define FCDI_EXTENDED_EVENT_PPS_SECONDS_LEN 4
1117 #define FCDI_EXTENDED_EVENT_PPS_SECONDS_LBN 64
1118 #define FCDI_EXTENDED_EVENT_PPS_SECONDS_WIDTH 32
1119 /* Nanoseconds field of a timestamp record */
1120 #define FCDI_EXTENDED_EVENT_PPS_NANOSECONDS_OFST 12
1121 #define FCDI_EXTENDED_EVENT_PPS_NANOSECONDS_LEN 4
1122 #define FCDI_EXTENDED_EVENT_PPS_NANOSECONDS_LBN 96
1123 #define FCDI_EXTENDED_EVENT_PPS_NANOSECONDS_WIDTH 32
1124 /* Timestamp records comprising the event */
1125 #define FCDI_EXTENDED_EVENT_PPS_TIMESTAMPS_OFST 8
1126 #define FCDI_EXTENDED_EVENT_PPS_TIMESTAMPS_LEN 8
1127 #define FCDI_EXTENDED_EVENT_PPS_TIMESTAMPS_LO_OFST 8
1128 #define FCDI_EXTENDED_EVENT_PPS_TIMESTAMPS_HI_OFST 12
1129 #define FCDI_EXTENDED_EVENT_PPS_TIMESTAMPS_MINNUM 1
1130 #define FCDI_EXTENDED_EVENT_PPS_TIMESTAMPS_MAXNUM 30
1131 #define FCDI_EXTENDED_EVENT_PPS_TIMESTAMPS_MAXNUM_MCDI2 126
1132 #define FCDI_EXTENDED_EVENT_PPS_TIMESTAMPS_LBN 64
1133 #define FCDI_EXTENDED_EVENT_PPS_TIMESTAMPS_WIDTH 64
1134
1135 /* MUM_EVENT structuredef */
1136 #define MUM_EVENT_LEN 8
1137 #define MUM_EVENT_CONT_LBN 32
1138 #define MUM_EVENT_CONT_WIDTH 1
1139 #define MUM_EVENT_LEVEL_LBN 33
1140 #define MUM_EVENT_LEVEL_WIDTH 3
1141 /* enum: Info. */
1142 #define MUM_EVENT_LEVEL_INFO 0x0
1143 /* enum: Warning. */
1144 #define MUM_EVENT_LEVEL_WARN 0x1
1145 /* enum: Error. */
1146 #define MUM_EVENT_LEVEL_ERR 0x2
1147 /* enum: Fatal. */
1148 #define MUM_EVENT_LEVEL_FATAL 0x3
1149 #define MUM_EVENT_DATA_OFST 0
1150 #define MUM_EVENT_DATA_LEN 4
1151 #define MUM_EVENT_SENSOR_ID_OFST 0
1152 #define MUM_EVENT_SENSOR_ID_LBN 0
1153 #define MUM_EVENT_SENSOR_ID_WIDTH 8
1154 /*             Enum values, see field(s): */
1155 /*                MC_CMD_SENSOR_INFO/MC_CMD_SENSOR_INFO_OUT/MASK */
1156 #define MUM_EVENT_SENSOR_STATE_OFST 0
1157 #define MUM_EVENT_SENSOR_STATE_LBN 8
1158 #define MUM_EVENT_SENSOR_STATE_WIDTH 8
1159 #define MUM_EVENT_PORT_PHY_READY_OFST 0
1160 #define MUM_EVENT_PORT_PHY_READY_LBN 0
1161 #define MUM_EVENT_PORT_PHY_READY_WIDTH 1
1162 #define MUM_EVENT_PORT_PHY_LINK_UP_OFST 0
1163 #define MUM_EVENT_PORT_PHY_LINK_UP_LBN 1
1164 #define MUM_EVENT_PORT_PHY_LINK_UP_WIDTH 1
1165 #define MUM_EVENT_PORT_PHY_TX_LOL_OFST 0
1166 #define MUM_EVENT_PORT_PHY_TX_LOL_LBN 2
1167 #define MUM_EVENT_PORT_PHY_TX_LOL_WIDTH 1
1168 #define MUM_EVENT_PORT_PHY_RX_LOL_OFST 0
1169 #define MUM_EVENT_PORT_PHY_RX_LOL_LBN 3
1170 #define MUM_EVENT_PORT_PHY_RX_LOL_WIDTH 1
1171 #define MUM_EVENT_PORT_PHY_TX_LOS_OFST 0
1172 #define MUM_EVENT_PORT_PHY_TX_LOS_LBN 4
1173 #define MUM_EVENT_PORT_PHY_TX_LOS_WIDTH 1
1174 #define MUM_EVENT_PORT_PHY_RX_LOS_OFST 0
1175 #define MUM_EVENT_PORT_PHY_RX_LOS_LBN 5
1176 #define MUM_EVENT_PORT_PHY_RX_LOS_WIDTH 1
1177 #define MUM_EVENT_PORT_PHY_TX_FAULT_OFST 0
1178 #define MUM_EVENT_PORT_PHY_TX_FAULT_LBN 6
1179 #define MUM_EVENT_PORT_PHY_TX_FAULT_WIDTH 1
1180 #define MUM_EVENT_DATA_LBN 0
1181 #define MUM_EVENT_DATA_WIDTH 32
1182 #define MUM_EVENT_SRC_LBN 36
1183 #define MUM_EVENT_SRC_WIDTH 8
1184 #define MUM_EVENT_EV_CODE_LBN 60
1185 #define MUM_EVENT_EV_CODE_WIDTH 4
1186 #define MUM_EVENT_CODE_LBN 44
1187 #define MUM_EVENT_CODE_WIDTH 8
1188 /* enum: The MUM was rebooted. */
1189 #define MUM_EVENT_CODE_REBOOT 0x1
1190 /* enum: Bad assert. */
1191 #define MUM_EVENT_CODE_ASSERT 0x2
1192 /* enum: Sensor failure. */
1193 #define MUM_EVENT_CODE_SENSOR 0x3
1194 /* enum: Link fault has been asserted, or has cleared. */
1195 #define MUM_EVENT_CODE_QSFP_LASI_INTERRUPT 0x4
1196 #define MUM_EVENT_SENSOR_DATA_OFST 0
1197 #define MUM_EVENT_SENSOR_DATA_LEN 4
1198 #define MUM_EVENT_SENSOR_DATA_LBN 0
1199 #define MUM_EVENT_SENSOR_DATA_WIDTH 32
1200 #define MUM_EVENT_PORT_PHY_FLAGS_OFST 0
1201 #define MUM_EVENT_PORT_PHY_FLAGS_LEN 4
1202 #define MUM_EVENT_PORT_PHY_FLAGS_LBN 0
1203 #define MUM_EVENT_PORT_PHY_FLAGS_WIDTH 32
1204 #define MUM_EVENT_PORT_PHY_COPPER_LEN_OFST 0
1205 #define MUM_EVENT_PORT_PHY_COPPER_LEN_LEN 4
1206 #define MUM_EVENT_PORT_PHY_COPPER_LEN_LBN 0
1207 #define MUM_EVENT_PORT_PHY_COPPER_LEN_WIDTH 32
1208 #define MUM_EVENT_PORT_PHY_CAPS_OFST 0
1209 #define MUM_EVENT_PORT_PHY_CAPS_LEN 4
1210 #define MUM_EVENT_PORT_PHY_CAPS_LBN 0
1211 #define MUM_EVENT_PORT_PHY_CAPS_WIDTH 32
1212 #define MUM_EVENT_PORT_PHY_TECH_OFST 0
1213 #define MUM_EVENT_PORT_PHY_TECH_LEN 4
1214 #define MUM_EVENT_PORT_PHY_STATE_QSFP_MODULE_TECH_UNKNOWN 0x0 /* enum */
1215 #define MUM_EVENT_PORT_PHY_STATE_QSFP_MODULE_TECH_OPTICAL 0x1 /* enum */
1216 #define MUM_EVENT_PORT_PHY_STATE_QSFP_MODULE_TECH_COPPER_PASSIVE 0x2 /* enum */
1217 #define MUM_EVENT_PORT_PHY_STATE_QSFP_MODULE_TECH_COPPER_PASSIVE_EQUALIZED 0x3 /* enum */
1218 #define MUM_EVENT_PORT_PHY_STATE_QSFP_MODULE_TECH_COPPER_ACTIVE_LIMITING 0x4 /* enum */
1219 #define MUM_EVENT_PORT_PHY_STATE_QSFP_MODULE_TECH_COPPER_ACTIVE_LINEAR 0x5 /* enum */
1220 #define MUM_EVENT_PORT_PHY_STATE_QSFP_MODULE_TECH_BASE_T 0x6 /* enum */
1221 #define MUM_EVENT_PORT_PHY_STATE_QSFP_MODULE_TECH_LOOPBACK_PASSIVE 0x7 /* enum */
1222 #define MUM_EVENT_PORT_PHY_TECH_LBN 0
1223 #define MUM_EVENT_PORT_PHY_TECH_WIDTH 32
1224 #define MUM_EVENT_PORT_PHY_SRC_DATA_ID_LBN 36
1225 #define MUM_EVENT_PORT_PHY_SRC_DATA_ID_WIDTH 4
1226 #define MUM_EVENT_PORT_PHY_SRC_DATA_ID_FLAGS 0x0 /* enum */
1227 #define MUM_EVENT_PORT_PHY_SRC_DATA_ID_COPPER_LEN 0x1 /* enum */
1228 #define MUM_EVENT_PORT_PHY_SRC_DATA_ID_CAPS 0x2 /* enum */
1229 #define MUM_EVENT_PORT_PHY_SRC_DATA_ID_TECH 0x3 /* enum */
1230 #define MUM_EVENT_PORT_PHY_SRC_DATA_ID_MAX 0x4 /* enum */
1231 #define MUM_EVENT_PORT_PHY_SRC_PORT_NO_LBN 40
1232 #define MUM_EVENT_PORT_PHY_SRC_PORT_NO_WIDTH 4
1233
1234
1235 /***********************************/
1236 /* MC_CMD_READ32
1237  * Read multiple 32byte words from MC memory. Note - this command really
1238  * belongs to INSECURE category but is required by shmboot. The command handler
1239  * has additional checks to reject insecure calls.
1240  */
1241 #define MC_CMD_READ32 0x1
1242 #undef  MC_CMD_0x1_PRIVILEGE_CTG
1243
1244 #define MC_CMD_0x1_PRIVILEGE_CTG SRIOV_CTG_ADMIN
1245
1246 /* MC_CMD_READ32_IN msgrequest */
1247 #define MC_CMD_READ32_IN_LEN 8
1248 #define MC_CMD_READ32_IN_ADDR_OFST 0
1249 #define MC_CMD_READ32_IN_ADDR_LEN 4
1250 #define MC_CMD_READ32_IN_NUMWORDS_OFST 4
1251 #define MC_CMD_READ32_IN_NUMWORDS_LEN 4
1252
1253 /* MC_CMD_READ32_OUT msgresponse */
1254 #define MC_CMD_READ32_OUT_LENMIN 4
1255 #define MC_CMD_READ32_OUT_LENMAX 252
1256 #define MC_CMD_READ32_OUT_LENMAX_MCDI2 1020
1257 #define MC_CMD_READ32_OUT_LEN(num) (0+4*(num))
1258 #define MC_CMD_READ32_OUT_BUFFER_NUM(len) (((len)-0)/4)
1259 #define MC_CMD_READ32_OUT_BUFFER_OFST 0
1260 #define MC_CMD_READ32_OUT_BUFFER_LEN 4
1261 #define MC_CMD_READ32_OUT_BUFFER_MINNUM 1
1262 #define MC_CMD_READ32_OUT_BUFFER_MAXNUM 63
1263 #define MC_CMD_READ32_OUT_BUFFER_MAXNUM_MCDI2 255
1264
1265
1266 /***********************************/
1267 /* MC_CMD_WRITE32
1268  * Write multiple 32byte words to MC memory.
1269  */
1270 #define MC_CMD_WRITE32 0x2
1271 #undef  MC_CMD_0x2_PRIVILEGE_CTG
1272
1273 #define MC_CMD_0x2_PRIVILEGE_CTG SRIOV_CTG_INSECURE
1274
1275 /* MC_CMD_WRITE32_IN msgrequest */
1276 #define MC_CMD_WRITE32_IN_LENMIN 8
1277 #define MC_CMD_WRITE32_IN_LENMAX 252
1278 #define MC_CMD_WRITE32_IN_LENMAX_MCDI2 1020
1279 #define MC_CMD_WRITE32_IN_LEN(num) (4+4*(num))
1280 #define MC_CMD_WRITE32_IN_BUFFER_NUM(len) (((len)-4)/4)
1281 #define MC_CMD_WRITE32_IN_ADDR_OFST 0
1282 #define MC_CMD_WRITE32_IN_ADDR_LEN 4
1283 #define MC_CMD_WRITE32_IN_BUFFER_OFST 4
1284 #define MC_CMD_WRITE32_IN_BUFFER_LEN 4
1285 #define MC_CMD_WRITE32_IN_BUFFER_MINNUM 1
1286 #define MC_CMD_WRITE32_IN_BUFFER_MAXNUM 62
1287 #define MC_CMD_WRITE32_IN_BUFFER_MAXNUM_MCDI2 254
1288
1289 /* MC_CMD_WRITE32_OUT msgresponse */
1290 #define MC_CMD_WRITE32_OUT_LEN 0
1291
1292
1293 /***********************************/
1294 /* MC_CMD_COPYCODE
1295  * Copy MC code between two locations and jump. Note - this command really
1296  * belongs to INSECURE category but is required by shmboot. The command handler
1297  * has additional checks to reject insecure calls.
1298  */
1299 #define MC_CMD_COPYCODE 0x3
1300 #undef  MC_CMD_0x3_PRIVILEGE_CTG
1301
1302 #define MC_CMD_0x3_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
1303
1304 /* MC_CMD_COPYCODE_IN msgrequest */
1305 #define MC_CMD_COPYCODE_IN_LEN 16
1306 /* Source address
1307  *
1308  * The main image should be entered via a copy of a single word from and to a
1309  * magic address, which controls various aspects of the boot. The magic address
1310  * is a bitfield, with each bit as documented below.
1311  */
1312 #define MC_CMD_COPYCODE_IN_SRC_ADDR_OFST 0
1313 #define MC_CMD_COPYCODE_IN_SRC_ADDR_LEN 4
1314 /* enum: Deprecated; equivalent to setting BOOT_MAGIC_PRESENT (see below) */
1315 #define MC_CMD_COPYCODE_HUNT_NO_MAGIC_ADDR 0x10000
1316 /* enum: Deprecated; equivalent to setting BOOT_MAGIC_PRESENT and
1317  * BOOT_MAGIC_SATELLITE_CPUS_NOT_LOADED (see below)
1318  */
1319 #define MC_CMD_COPYCODE_HUNT_NO_DATAPATH_MAGIC_ADDR 0x1d0d0
1320 /* enum: Deprecated; equivalent to setting BOOT_MAGIC_PRESENT,
1321  * BOOT_MAGIC_SATELLITE_CPUS_NOT_LOADED and BOOT_MAGIC_IGNORE_CONFIG (see
1322  * below)
1323  */
1324 #define MC_CMD_COPYCODE_HUNT_IGNORE_CONFIG_MAGIC_ADDR 0x1badc
1325 #define MC_CMD_COPYCODE_IN_BOOT_MAGIC_PRESENT_OFST 0
1326 #define MC_CMD_COPYCODE_IN_BOOT_MAGIC_PRESENT_LBN 17
1327 #define MC_CMD_COPYCODE_IN_BOOT_MAGIC_PRESENT_WIDTH 1
1328 #define MC_CMD_COPYCODE_IN_BOOT_MAGIC_SATELLITE_CPUS_NOT_LOADED_OFST 0
1329 #define MC_CMD_COPYCODE_IN_BOOT_MAGIC_SATELLITE_CPUS_NOT_LOADED_LBN 2
1330 #define MC_CMD_COPYCODE_IN_BOOT_MAGIC_SATELLITE_CPUS_NOT_LOADED_WIDTH 1
1331 #define MC_CMD_COPYCODE_IN_BOOT_MAGIC_IGNORE_CONFIG_OFST 0
1332 #define MC_CMD_COPYCODE_IN_BOOT_MAGIC_IGNORE_CONFIG_LBN 3
1333 #define MC_CMD_COPYCODE_IN_BOOT_MAGIC_IGNORE_CONFIG_WIDTH 1
1334 #define MC_CMD_COPYCODE_IN_BOOT_MAGIC_SKIP_BOOT_ICORE_SYNC_OFST 0
1335 #define MC_CMD_COPYCODE_IN_BOOT_MAGIC_SKIP_BOOT_ICORE_SYNC_LBN 4
1336 #define MC_CMD_COPYCODE_IN_BOOT_MAGIC_SKIP_BOOT_ICORE_SYNC_WIDTH 1
1337 #define MC_CMD_COPYCODE_IN_BOOT_MAGIC_FORCE_STANDALONE_OFST 0
1338 #define MC_CMD_COPYCODE_IN_BOOT_MAGIC_FORCE_STANDALONE_LBN 5
1339 #define MC_CMD_COPYCODE_IN_BOOT_MAGIC_FORCE_STANDALONE_WIDTH 1
1340 #define MC_CMD_COPYCODE_IN_BOOT_MAGIC_DISABLE_XIP_OFST 0
1341 #define MC_CMD_COPYCODE_IN_BOOT_MAGIC_DISABLE_XIP_LBN 6
1342 #define MC_CMD_COPYCODE_IN_BOOT_MAGIC_DISABLE_XIP_WIDTH 1
1343 /* Destination address */
1344 #define MC_CMD_COPYCODE_IN_DEST_ADDR_OFST 4
1345 #define MC_CMD_COPYCODE_IN_DEST_ADDR_LEN 4
1346 #define MC_CMD_COPYCODE_IN_NUMWORDS_OFST 8
1347 #define MC_CMD_COPYCODE_IN_NUMWORDS_LEN 4
1348 /* Address of where to jump after copy. */
1349 #define MC_CMD_COPYCODE_IN_JUMP_OFST 12
1350 #define MC_CMD_COPYCODE_IN_JUMP_LEN 4
1351 /* enum: Control should return to the caller rather than jumping */
1352 #define MC_CMD_COPYCODE_JUMP_NONE 0x1
1353
1354 /* MC_CMD_COPYCODE_OUT msgresponse */
1355 #define MC_CMD_COPYCODE_OUT_LEN 0
1356
1357
1358 /***********************************/
1359 /* MC_CMD_SET_FUNC
1360  * Select function for function-specific commands.
1361  */
1362 #define MC_CMD_SET_FUNC 0x4
1363 #undef  MC_CMD_0x4_PRIVILEGE_CTG
1364
1365 #define MC_CMD_0x4_PRIVILEGE_CTG SRIOV_CTG_INSECURE
1366
1367 /* MC_CMD_SET_FUNC_IN msgrequest */
1368 #define MC_CMD_SET_FUNC_IN_LEN 4
1369 /* Set function */
1370 #define MC_CMD_SET_FUNC_IN_FUNC_OFST 0
1371 #define MC_CMD_SET_FUNC_IN_FUNC_LEN 4
1372
1373 /* MC_CMD_SET_FUNC_OUT msgresponse */
1374 #define MC_CMD_SET_FUNC_OUT_LEN 0
1375
1376
1377 /***********************************/
1378 /* MC_CMD_GET_BOOT_STATUS
1379  * Get the instruction address from which the MC booted.
1380  */
1381 #define MC_CMD_GET_BOOT_STATUS 0x5
1382 #undef  MC_CMD_0x5_PRIVILEGE_CTG
1383
1384 #define MC_CMD_0x5_PRIVILEGE_CTG SRIOV_CTG_GENERAL
1385
1386 /* MC_CMD_GET_BOOT_STATUS_IN msgrequest */
1387 #define MC_CMD_GET_BOOT_STATUS_IN_LEN 0
1388
1389 /* MC_CMD_GET_BOOT_STATUS_OUT msgresponse */
1390 #define MC_CMD_GET_BOOT_STATUS_OUT_LEN 8
1391 /* ?? */
1392 #define MC_CMD_GET_BOOT_STATUS_OUT_BOOT_OFFSET_OFST 0
1393 #define MC_CMD_GET_BOOT_STATUS_OUT_BOOT_OFFSET_LEN 4
1394 /* enum: indicates that the MC wasn't flash booted */
1395 #define MC_CMD_GET_BOOT_STATUS_OUT_BOOT_OFFSET_NULL 0xdeadbeef
1396 #define MC_CMD_GET_BOOT_STATUS_OUT_FLAGS_OFST 4
1397 #define MC_CMD_GET_BOOT_STATUS_OUT_FLAGS_LEN 4
1398 #define MC_CMD_GET_BOOT_STATUS_OUT_FLAGS_WATCHDOG_OFST 4
1399 #define MC_CMD_GET_BOOT_STATUS_OUT_FLAGS_WATCHDOG_LBN 0
1400 #define MC_CMD_GET_BOOT_STATUS_OUT_FLAGS_WATCHDOG_WIDTH 1
1401 #define MC_CMD_GET_BOOT_STATUS_OUT_FLAGS_PRIMARY_OFST 4
1402 #define MC_CMD_GET_BOOT_STATUS_OUT_FLAGS_PRIMARY_LBN 1
1403 #define MC_CMD_GET_BOOT_STATUS_OUT_FLAGS_PRIMARY_WIDTH 1
1404 #define MC_CMD_GET_BOOT_STATUS_OUT_FLAGS_BACKUP_OFST 4
1405 #define MC_CMD_GET_BOOT_STATUS_OUT_FLAGS_BACKUP_LBN 2
1406 #define MC_CMD_GET_BOOT_STATUS_OUT_FLAGS_BACKUP_WIDTH 1
1407
1408
1409 /***********************************/
1410 /* MC_CMD_GET_ASSERTS
1411  * Get (and optionally clear) the current assertion status. Only
1412  * OUT.GLOBAL_FLAGS is guaranteed to exist in the completion payload. The other
1413  * fields will only be present if OUT.GLOBAL_FLAGS != NO_FAILS
1414  */
1415 #define MC_CMD_GET_ASSERTS 0x6
1416 #undef  MC_CMD_0x6_PRIVILEGE_CTG
1417
1418 #define MC_CMD_0x6_PRIVILEGE_CTG SRIOV_CTG_ADMIN
1419
1420 /* MC_CMD_GET_ASSERTS_IN msgrequest */
1421 #define MC_CMD_GET_ASSERTS_IN_LEN 4
1422 /* Set to clear assertion */
1423 #define MC_CMD_GET_ASSERTS_IN_CLEAR_OFST 0
1424 #define MC_CMD_GET_ASSERTS_IN_CLEAR_LEN 4
1425
1426 /* MC_CMD_GET_ASSERTS_OUT msgresponse */
1427 #define MC_CMD_GET_ASSERTS_OUT_LEN 140
1428 /* Assertion status flag. */
1429 #define MC_CMD_GET_ASSERTS_OUT_GLOBAL_FLAGS_OFST 0
1430 #define MC_CMD_GET_ASSERTS_OUT_GLOBAL_FLAGS_LEN 4
1431 /* enum: No assertions have failed. */
1432 #define MC_CMD_GET_ASSERTS_FLAGS_NO_FAILS 0x1
1433 /* enum: A system-level assertion has failed. */
1434 #define MC_CMD_GET_ASSERTS_FLAGS_SYS_FAIL 0x2
1435 /* enum: A thread-level assertion has failed. */
1436 #define MC_CMD_GET_ASSERTS_FLAGS_THR_FAIL 0x3
1437 /* enum: The system was reset by the watchdog. */
1438 #define MC_CMD_GET_ASSERTS_FLAGS_WDOG_FIRED 0x4
1439 /* enum: An illegal address trap stopped the system (huntington and later) */
1440 #define MC_CMD_GET_ASSERTS_FLAGS_ADDR_TRAP 0x5
1441 /* Failing PC value */
1442 #define MC_CMD_GET_ASSERTS_OUT_SAVED_PC_OFFS_OFST 4
1443 #define MC_CMD_GET_ASSERTS_OUT_SAVED_PC_OFFS_LEN 4
1444 /* Saved GP regs */
1445 #define MC_CMD_GET_ASSERTS_OUT_GP_REGS_OFFS_OFST 8
1446 #define MC_CMD_GET_ASSERTS_OUT_GP_REGS_OFFS_LEN 4
1447 #define MC_CMD_GET_ASSERTS_OUT_GP_REGS_OFFS_NUM 31
1448 /* enum: A magic value hinting that the value in this register at the time of
1449  * the failure has likely been lost.
1450  */
1451 #define MC_CMD_GET_ASSERTS_REG_NO_DATA 0xda7a1057
1452 /* Failing thread address */
1453 #define MC_CMD_GET_ASSERTS_OUT_THREAD_OFFS_OFST 132
1454 #define MC_CMD_GET_ASSERTS_OUT_THREAD_OFFS_LEN 4
1455 #define MC_CMD_GET_ASSERTS_OUT_RESERVED_OFST 136
1456 #define MC_CMD_GET_ASSERTS_OUT_RESERVED_LEN 4
1457
1458 /* MC_CMD_GET_ASSERTS_OUT_V2 msgresponse: Extended response for MicroBlaze CPUs
1459  * found on Riverhead designs
1460  */
1461 #define MC_CMD_GET_ASSERTS_OUT_V2_LEN 240
1462 /* Assertion status flag. */
1463 #define MC_CMD_GET_ASSERTS_OUT_V2_GLOBAL_FLAGS_OFST 0
1464 #define MC_CMD_GET_ASSERTS_OUT_V2_GLOBAL_FLAGS_LEN 4
1465 /* enum: No assertions have failed. */
1466 /*               MC_CMD_GET_ASSERTS_FLAGS_NO_FAILS 0x1 */
1467 /* enum: A system-level assertion has failed. */
1468 /*               MC_CMD_GET_ASSERTS_FLAGS_SYS_FAIL 0x2 */
1469 /* enum: A thread-level assertion has failed. */
1470 /*               MC_CMD_GET_ASSERTS_FLAGS_THR_FAIL 0x3 */
1471 /* enum: The system was reset by the watchdog. */
1472 /*               MC_CMD_GET_ASSERTS_FLAGS_WDOG_FIRED 0x4 */
1473 /* enum: An illegal address trap stopped the system (huntington and later) */
1474 /*               MC_CMD_GET_ASSERTS_FLAGS_ADDR_TRAP 0x5 */
1475 /* Failing PC value */
1476 #define MC_CMD_GET_ASSERTS_OUT_V2_SAVED_PC_OFFS_OFST 4
1477 #define MC_CMD_GET_ASSERTS_OUT_V2_SAVED_PC_OFFS_LEN 4
1478 /* Saved GP regs */
1479 #define MC_CMD_GET_ASSERTS_OUT_V2_GP_REGS_OFFS_OFST 8
1480 #define MC_CMD_GET_ASSERTS_OUT_V2_GP_REGS_OFFS_LEN 4
1481 #define MC_CMD_GET_ASSERTS_OUT_V2_GP_REGS_OFFS_NUM 31
1482 /* enum: A magic value hinting that the value in this register at the time of
1483  * the failure has likely been lost.
1484  */
1485 /*               MC_CMD_GET_ASSERTS_REG_NO_DATA 0xda7a1057 */
1486 /* Failing thread address */
1487 #define MC_CMD_GET_ASSERTS_OUT_V2_THREAD_OFFS_OFST 132
1488 #define MC_CMD_GET_ASSERTS_OUT_V2_THREAD_OFFS_LEN 4
1489 #define MC_CMD_GET_ASSERTS_OUT_V2_RESERVED_OFST 136
1490 #define MC_CMD_GET_ASSERTS_OUT_V2_RESERVED_LEN 4
1491 /* Saved Special Function Registers */
1492 #define MC_CMD_GET_ASSERTS_OUT_V2_SF_REGS_OFFS_OFST 136
1493 #define MC_CMD_GET_ASSERTS_OUT_V2_SF_REGS_OFFS_LEN 4
1494 #define MC_CMD_GET_ASSERTS_OUT_V2_SF_REGS_OFFS_NUM 26
1495
1496 /* MC_CMD_GET_ASSERTS_OUT_V3 msgresponse: Extended response with asserted
1497  * firmware version information
1498  */
1499 #define MC_CMD_GET_ASSERTS_OUT_V3_LEN 360
1500 /* Assertion status flag. */
1501 #define MC_CMD_GET_ASSERTS_OUT_V3_GLOBAL_FLAGS_OFST 0
1502 #define MC_CMD_GET_ASSERTS_OUT_V3_GLOBAL_FLAGS_LEN 4
1503 /* enum: No assertions have failed. */
1504 /*               MC_CMD_GET_ASSERTS_FLAGS_NO_FAILS 0x1 */
1505 /* enum: A system-level assertion has failed. */
1506 /*               MC_CMD_GET_ASSERTS_FLAGS_SYS_FAIL 0x2 */
1507 /* enum: A thread-level assertion has failed. */
1508 /*               MC_CMD_GET_ASSERTS_FLAGS_THR_FAIL 0x3 */
1509 /* enum: The system was reset by the watchdog. */
1510 /*               MC_CMD_GET_ASSERTS_FLAGS_WDOG_FIRED 0x4 */
1511 /* enum: An illegal address trap stopped the system (huntington and later) */
1512 /*               MC_CMD_GET_ASSERTS_FLAGS_ADDR_TRAP 0x5 */
1513 /* Failing PC value */
1514 #define MC_CMD_GET_ASSERTS_OUT_V3_SAVED_PC_OFFS_OFST 4
1515 #define MC_CMD_GET_ASSERTS_OUT_V3_SAVED_PC_OFFS_LEN 4
1516 /* Saved GP regs */
1517 #define MC_CMD_GET_ASSERTS_OUT_V3_GP_REGS_OFFS_OFST 8
1518 #define MC_CMD_GET_ASSERTS_OUT_V3_GP_REGS_OFFS_LEN 4
1519 #define MC_CMD_GET_ASSERTS_OUT_V3_GP_REGS_OFFS_NUM 31
1520 /* enum: A magic value hinting that the value in this register at the time of
1521  * the failure has likely been lost.
1522  */
1523 /*               MC_CMD_GET_ASSERTS_REG_NO_DATA 0xda7a1057 */
1524 /* Failing thread address */
1525 #define MC_CMD_GET_ASSERTS_OUT_V3_THREAD_OFFS_OFST 132
1526 #define MC_CMD_GET_ASSERTS_OUT_V3_THREAD_OFFS_LEN 4
1527 #define MC_CMD_GET_ASSERTS_OUT_V3_RESERVED_OFST 136
1528 #define MC_CMD_GET_ASSERTS_OUT_V3_RESERVED_LEN 4
1529 /* Saved Special Function Registers */
1530 #define MC_CMD_GET_ASSERTS_OUT_V3_SF_REGS_OFFS_OFST 136
1531 #define MC_CMD_GET_ASSERTS_OUT_V3_SF_REGS_OFFS_LEN 4
1532 #define MC_CMD_GET_ASSERTS_OUT_V3_SF_REGS_OFFS_NUM 26
1533 /* MC firmware unique build ID (as binary SHA-1 value) */
1534 #define MC_CMD_GET_ASSERTS_OUT_V3_MC_FW_BUILD_ID_OFST 240
1535 #define MC_CMD_GET_ASSERTS_OUT_V3_MC_FW_BUILD_ID_LEN 20
1536 /* MC firmware build date (as Unix timestamp) */
1537 #define MC_CMD_GET_ASSERTS_OUT_V3_MC_FW_BUILD_TIMESTAMP_OFST 260
1538 #define MC_CMD_GET_ASSERTS_OUT_V3_MC_FW_BUILD_TIMESTAMP_LEN 8
1539 #define MC_CMD_GET_ASSERTS_OUT_V3_MC_FW_BUILD_TIMESTAMP_LO_OFST 260
1540 #define MC_CMD_GET_ASSERTS_OUT_V3_MC_FW_BUILD_TIMESTAMP_HI_OFST 264
1541 /* MC firmware version number */
1542 #define MC_CMD_GET_ASSERTS_OUT_V3_MC_FW_VERSION_OFST 268
1543 #define MC_CMD_GET_ASSERTS_OUT_V3_MC_FW_VERSION_LEN 8
1544 #define MC_CMD_GET_ASSERTS_OUT_V3_MC_FW_VERSION_LO_OFST 268
1545 #define MC_CMD_GET_ASSERTS_OUT_V3_MC_FW_VERSION_HI_OFST 272
1546 /* MC firmware security level */
1547 #define MC_CMD_GET_ASSERTS_OUT_V3_MC_FW_SECURITY_LEVEL_OFST 276
1548 #define MC_CMD_GET_ASSERTS_OUT_V3_MC_FW_SECURITY_LEVEL_LEN 4
1549 /* MC firmware extra version info (as null-terminated US-ASCII string) */
1550 #define MC_CMD_GET_ASSERTS_OUT_V3_MC_FW_EXTRA_INFO_OFST 280
1551 #define MC_CMD_GET_ASSERTS_OUT_V3_MC_FW_EXTRA_INFO_LEN 16
1552 /* MC firmware build name (as null-terminated US-ASCII string) */
1553 #define MC_CMD_GET_ASSERTS_OUT_V3_MC_FW_BUILD_NAME_OFST 296
1554 #define MC_CMD_GET_ASSERTS_OUT_V3_MC_FW_BUILD_NAME_LEN 64
1555
1556
1557 /***********************************/
1558 /* MC_CMD_LOG_CTRL
1559  * Configure the output stream for log events such as link state changes,
1560  * sensor notifications and MCDI completions
1561  */
1562 #define MC_CMD_LOG_CTRL 0x7
1563 #undef  MC_CMD_0x7_PRIVILEGE_CTG
1564
1565 #define MC_CMD_0x7_PRIVILEGE_CTG SRIOV_CTG_GENERAL
1566
1567 /* MC_CMD_LOG_CTRL_IN msgrequest */
1568 #define MC_CMD_LOG_CTRL_IN_LEN 8
1569 /* Log destination */
1570 #define MC_CMD_LOG_CTRL_IN_LOG_DEST_OFST 0
1571 #define MC_CMD_LOG_CTRL_IN_LOG_DEST_LEN 4
1572 /* enum: UART. */
1573 #define MC_CMD_LOG_CTRL_IN_LOG_DEST_UART 0x1
1574 /* enum: Event queue. */
1575 #define MC_CMD_LOG_CTRL_IN_LOG_DEST_EVQ 0x2
1576 /* Legacy argument. Must be zero. */
1577 #define MC_CMD_LOG_CTRL_IN_LOG_DEST_EVQ_OFST 4
1578 #define MC_CMD_LOG_CTRL_IN_LOG_DEST_EVQ_LEN 4
1579
1580 /* MC_CMD_LOG_CTRL_OUT msgresponse */
1581 #define MC_CMD_LOG_CTRL_OUT_LEN 0
1582
1583
1584 /***********************************/
1585 /* MC_CMD_GET_VERSION
1586  * Get version information about adapter components.
1587  */
1588 #define MC_CMD_GET_VERSION 0x8
1589 #undef  MC_CMD_0x8_PRIVILEGE_CTG
1590
1591 #define MC_CMD_0x8_PRIVILEGE_CTG SRIOV_CTG_GENERAL
1592
1593 /* MC_CMD_GET_VERSION_IN msgrequest */
1594 #define MC_CMD_GET_VERSION_IN_LEN 0
1595
1596 /* MC_CMD_GET_VERSION_EXT_IN msgrequest: Asks for the extended version */
1597 #define MC_CMD_GET_VERSION_EXT_IN_LEN 4
1598 /* placeholder, set to 0 */
1599 #define MC_CMD_GET_VERSION_EXT_IN_EXT_FLAGS_OFST 0
1600 #define MC_CMD_GET_VERSION_EXT_IN_EXT_FLAGS_LEN 4
1601
1602 /* MC_CMD_GET_VERSION_V0_OUT msgresponse: deprecated version format */
1603 #define MC_CMD_GET_VERSION_V0_OUT_LEN 4
1604 #define MC_CMD_GET_VERSION_OUT_FIRMWARE_OFST 0
1605 #define MC_CMD_GET_VERSION_OUT_FIRMWARE_LEN 4
1606 /* enum: Reserved version number to indicate "any" version. */
1607 #define MC_CMD_GET_VERSION_OUT_FIRMWARE_ANY 0xffffffff
1608 /* enum: Bootrom version value for Siena. */
1609 #define MC_CMD_GET_VERSION_OUT_FIRMWARE_SIENA_BOOTROM 0xb0070000
1610 /* enum: Bootrom version value for Huntington. */
1611 #define MC_CMD_GET_VERSION_OUT_FIRMWARE_HUNT_BOOTROM 0xb0070001
1612 /* enum: Bootrom version value for Medford2. */
1613 #define MC_CMD_GET_VERSION_OUT_FIRMWARE_MEDFORD2_BOOTROM 0xb0070002
1614
1615 /* MC_CMD_GET_VERSION_OUT msgresponse */
1616 #define MC_CMD_GET_VERSION_OUT_LEN 32
1617 /*            MC_CMD_GET_VERSION_OUT_FIRMWARE_OFST 0 */
1618 /*            MC_CMD_GET_VERSION_OUT_FIRMWARE_LEN 4 */
1619 /*            Enum values, see field(s): */
1620 /*               MC_CMD_GET_VERSION_V0_OUT/MC_CMD_GET_VERSION_OUT_FIRMWARE */
1621 #define MC_CMD_GET_VERSION_OUT_PCOL_OFST 4
1622 #define MC_CMD_GET_VERSION_OUT_PCOL_LEN 4
1623 /* 128bit mask of functions supported by the current firmware */
1624 #define MC_CMD_GET_VERSION_OUT_SUPPORTED_FUNCS_OFST 8
1625 #define MC_CMD_GET_VERSION_OUT_SUPPORTED_FUNCS_LEN 16
1626 #define MC_CMD_GET_VERSION_OUT_VERSION_OFST 24
1627 #define MC_CMD_GET_VERSION_OUT_VERSION_LEN 8
1628 #define MC_CMD_GET_VERSION_OUT_VERSION_LO_OFST 24
1629 #define MC_CMD_GET_VERSION_OUT_VERSION_HI_OFST 28
1630
1631 /* MC_CMD_GET_VERSION_EXT_OUT msgresponse */
1632 #define MC_CMD_GET_VERSION_EXT_OUT_LEN 48
1633 /*            MC_CMD_GET_VERSION_OUT_FIRMWARE_OFST 0 */
1634 /*            MC_CMD_GET_VERSION_OUT_FIRMWARE_LEN 4 */
1635 /*            Enum values, see field(s): */
1636 /*               MC_CMD_GET_VERSION_V0_OUT/MC_CMD_GET_VERSION_OUT_FIRMWARE */
1637 #define MC_CMD_GET_VERSION_EXT_OUT_PCOL_OFST 4
1638 #define MC_CMD_GET_VERSION_EXT_OUT_PCOL_LEN 4
1639 /* 128bit mask of functions supported by the current firmware */
1640 #define MC_CMD_GET_VERSION_EXT_OUT_SUPPORTED_FUNCS_OFST 8
1641 #define MC_CMD_GET_VERSION_EXT_OUT_SUPPORTED_FUNCS_LEN 16
1642 #define MC_CMD_GET_VERSION_EXT_OUT_VERSION_OFST 24
1643 #define MC_CMD_GET_VERSION_EXT_OUT_VERSION_LEN 8
1644 #define MC_CMD_GET_VERSION_EXT_OUT_VERSION_LO_OFST 24
1645 #define MC_CMD_GET_VERSION_EXT_OUT_VERSION_HI_OFST 28
1646 /* extra info */
1647 #define MC_CMD_GET_VERSION_EXT_OUT_EXTRA_OFST 32
1648 #define MC_CMD_GET_VERSION_EXT_OUT_EXTRA_LEN 16
1649
1650 /* MC_CMD_GET_VERSION_V2_OUT msgresponse: Extended response providing version
1651  * information for all adapter components. For Riverhead based designs, base MC
1652  * firmware version fields refer to NMC firmware, while CMC firmware data is in
1653  * dedicated CMC fields. Flags indicate which data is present in the response
1654  * (depending on which components exist on a particular adapter)
1655  */
1656 #define MC_CMD_GET_VERSION_V2_OUT_LEN 304
1657 /*            MC_CMD_GET_VERSION_OUT_FIRMWARE_OFST 0 */
1658 /*            MC_CMD_GET_VERSION_OUT_FIRMWARE_LEN 4 */
1659 /*            Enum values, see field(s): */
1660 /*               MC_CMD_GET_VERSION_V0_OUT/MC_CMD_GET_VERSION_OUT_FIRMWARE */
1661 #define MC_CMD_GET_VERSION_V2_OUT_PCOL_OFST 4
1662 #define MC_CMD_GET_VERSION_V2_OUT_PCOL_LEN 4
1663 /* 128bit mask of functions supported by the current firmware */
1664 #define MC_CMD_GET_VERSION_V2_OUT_SUPPORTED_FUNCS_OFST 8
1665 #define MC_CMD_GET_VERSION_V2_OUT_SUPPORTED_FUNCS_LEN 16
1666 #define MC_CMD_GET_VERSION_V2_OUT_VERSION_OFST 24
1667 #define MC_CMD_GET_VERSION_V2_OUT_VERSION_LEN 8
1668 #define MC_CMD_GET_VERSION_V2_OUT_VERSION_LO_OFST 24
1669 #define MC_CMD_GET_VERSION_V2_OUT_VERSION_HI_OFST 28
1670 /* extra info */
1671 #define MC_CMD_GET_VERSION_V2_OUT_EXTRA_OFST 32
1672 #define MC_CMD_GET_VERSION_V2_OUT_EXTRA_LEN 16
1673 /* Flags indicating which extended fields are valid */
1674 #define MC_CMD_GET_VERSION_V2_OUT_FLAGS_OFST 48
1675 #define MC_CMD_GET_VERSION_V2_OUT_FLAGS_LEN 4
1676 #define MC_CMD_GET_VERSION_V2_OUT_MCFW_EXT_INFO_PRESENT_OFST 48
1677 #define MC_CMD_GET_VERSION_V2_OUT_MCFW_EXT_INFO_PRESENT_LBN 0
1678 #define MC_CMD_GET_VERSION_V2_OUT_MCFW_EXT_INFO_PRESENT_WIDTH 1
1679 #define MC_CMD_GET_VERSION_V2_OUT_SUCFW_EXT_INFO_PRESENT_OFST 48
1680 #define MC_CMD_GET_VERSION_V2_OUT_SUCFW_EXT_INFO_PRESENT_LBN 1
1681 #define MC_CMD_GET_VERSION_V2_OUT_SUCFW_EXT_INFO_PRESENT_WIDTH 1
1682 #define MC_CMD_GET_VERSION_V2_OUT_CMC_EXT_INFO_PRESENT_OFST 48
1683 #define MC_CMD_GET_VERSION_V2_OUT_CMC_EXT_INFO_PRESENT_LBN 2
1684 #define MC_CMD_GET_VERSION_V2_OUT_CMC_EXT_INFO_PRESENT_WIDTH 1
1685 #define MC_CMD_GET_VERSION_V2_OUT_FPGA_EXT_INFO_PRESENT_OFST 48
1686 #define MC_CMD_GET_VERSION_V2_OUT_FPGA_EXT_INFO_PRESENT_LBN 3
1687 #define MC_CMD_GET_VERSION_V2_OUT_FPGA_EXT_INFO_PRESENT_WIDTH 1
1688 #define MC_CMD_GET_VERSION_V2_OUT_BOARD_EXT_INFO_PRESENT_OFST 48
1689 #define MC_CMD_GET_VERSION_V2_OUT_BOARD_EXT_INFO_PRESENT_LBN 4
1690 #define MC_CMD_GET_VERSION_V2_OUT_BOARD_EXT_INFO_PRESENT_WIDTH 1
1691 /* MC firmware unique build ID (as binary SHA-1 value) */
1692 #define MC_CMD_GET_VERSION_V2_OUT_MCFW_BUILD_ID_OFST 52
1693 #define MC_CMD_GET_VERSION_V2_OUT_MCFW_BUILD_ID_LEN 20
1694 /* MC firmware security level */
1695 #define MC_CMD_GET_VERSION_V2_OUT_MCFW_SECURITY_LEVEL_OFST 72
1696 #define MC_CMD_GET_VERSION_V2_OUT_MCFW_SECURITY_LEVEL_LEN 4
1697 /* MC firmware build name (as null-terminated US-ASCII string) */
1698 #define MC_CMD_GET_VERSION_V2_OUT_MCFW_BUILD_NAME_OFST 76
1699 #define MC_CMD_GET_VERSION_V2_OUT_MCFW_BUILD_NAME_LEN 64
1700 /* The SUC firmware version as four numbers - a.b.c.d */
1701 #define MC_CMD_GET_VERSION_V2_OUT_SUCFW_VERSION_OFST 140
1702 #define MC_CMD_GET_VERSION_V2_OUT_SUCFW_VERSION_LEN 4
1703 #define MC_CMD_GET_VERSION_V2_OUT_SUCFW_VERSION_NUM 4
1704 /* SUC firmware build date (as 64-bit Unix timestamp) */
1705 #define MC_CMD_GET_VERSION_V2_OUT_SUCFW_BUILD_DATE_OFST 156
1706 #define MC_CMD_GET_VERSION_V2_OUT_SUCFW_BUILD_DATE_LEN 8
1707 #define MC_CMD_GET_VERSION_V2_OUT_SUCFW_BUILD_DATE_LO_OFST 156
1708 #define MC_CMD_GET_VERSION_V2_OUT_SUCFW_BUILD_DATE_HI_OFST 160
1709 /* The ID of the SUC chip. This is specific to the platform but typically
1710  * indicates family, memory sizes etc. See SF-116728-SW for further details.
1711  */
1712 #define MC_CMD_GET_VERSION_V2_OUT_SUCFW_CHIP_ID_OFST 164
1713 #define MC_CMD_GET_VERSION_V2_OUT_SUCFW_CHIP_ID_LEN 4
1714 /* The CMC firmware version as four numbers - a.b.c.d */
1715 #define MC_CMD_GET_VERSION_V2_OUT_CMCFW_VERSION_OFST 168
1716 #define MC_CMD_GET_VERSION_V2_OUT_CMCFW_VERSION_LEN 4
1717 #define MC_CMD_GET_VERSION_V2_OUT_CMCFW_VERSION_NUM 4
1718 /* CMC firmware build date (as 64-bit Unix timestamp) */
1719 #define MC_CMD_GET_VERSION_V2_OUT_CMCFW_BUILD_DATE_OFST 184
1720 #define MC_CMD_GET_VERSION_V2_OUT_CMCFW_BUILD_DATE_LEN 8
1721 #define MC_CMD_GET_VERSION_V2_OUT_CMCFW_BUILD_DATE_LO_OFST 184
1722 #define MC_CMD_GET_VERSION_V2_OUT_CMCFW_BUILD_DATE_HI_OFST 188
1723 /* FPGA version as three numbers. On Riverhead based systems this field uses
1724  * the same encoding as hardware version ID registers (MC_FPGA_BUILD_HWRD_REG):
1725  * FPGA_VERSION[0]: x => Image H{x} FPGA_VERSION[1]: Revision letter (0 => A, 1
1726  * => B, ...) FPGA_VERSION[2]: Sub-revision number
1727  */
1728 #define MC_CMD_GET_VERSION_V2_OUT_FPGA_VERSION_OFST 192
1729 #define MC_CMD_GET_VERSION_V2_OUT_FPGA_VERSION_LEN 4
1730 #define MC_CMD_GET_VERSION_V2_OUT_FPGA_VERSION_NUM 3
1731 /* Extra FPGA revision information (as null-terminated US-ASCII string) */
1732 #define MC_CMD_GET_VERSION_V2_OUT_FPGA_EXTRA_OFST 204
1733 #define MC_CMD_GET_VERSION_V2_OUT_FPGA_EXTRA_LEN 16
1734 /* Board name / adapter model (as null-terminated US-ASCII string) */
1735 #define MC_CMD_GET_VERSION_V2_OUT_BOARD_NAME_OFST 220
1736 #define MC_CMD_GET_VERSION_V2_OUT_BOARD_NAME_LEN 16
1737 /* Board revision number */
1738 #define MC_CMD_GET_VERSION_V2_OUT_BOARD_REVISION_OFST 236
1739 #define MC_CMD_GET_VERSION_V2_OUT_BOARD_REVISION_LEN 4
1740 /* Board serial number (as null-terminated US-ASCII string) */
1741 #define MC_CMD_GET_VERSION_V2_OUT_BOARD_SERIAL_OFST 240
1742 #define MC_CMD_GET_VERSION_V2_OUT_BOARD_SERIAL_LEN 64
1743
1744
1745 /***********************************/
1746 /* MC_CMD_PTP
1747  * Perform PTP operation
1748  */
1749 #define MC_CMD_PTP 0xb
1750 #undef  MC_CMD_0xb_PRIVILEGE_CTG
1751
1752 #define MC_CMD_0xb_PRIVILEGE_CTG SRIOV_CTG_GENERAL
1753
1754 /* MC_CMD_PTP_IN msgrequest */
1755 #define MC_CMD_PTP_IN_LEN 1
1756 /* PTP operation code */
1757 #define MC_CMD_PTP_IN_OP_OFST 0
1758 #define MC_CMD_PTP_IN_OP_LEN 1
1759 /* enum: Enable PTP packet timestamping operation. */
1760 #define MC_CMD_PTP_OP_ENABLE 0x1
1761 /* enum: Disable PTP packet timestamping operation. */
1762 #define MC_CMD_PTP_OP_DISABLE 0x2
1763 /* enum: Send a PTP packet. This operation is used on Siena and Huntington.
1764  * From Medford onwards it is not supported: on those platforms PTP transmit
1765  * timestamping is done using the fast path.
1766  */
1767 #define MC_CMD_PTP_OP_TRANSMIT 0x3
1768 /* enum: Read the current NIC time. */
1769 #define MC_CMD_PTP_OP_READ_NIC_TIME 0x4
1770 /* enum: Get the current PTP status. Note that the clock frequency returned (in
1771  * Hz) is rounded to the nearest MHz (e.g. 666000000 for 666666666).
1772  */
1773 #define MC_CMD_PTP_OP_STATUS 0x5
1774 /* enum: Adjust the PTP NIC's time. */
1775 #define MC_CMD_PTP_OP_ADJUST 0x6
1776 /* enum: Synchronize host and NIC time. */
1777 #define MC_CMD_PTP_OP_SYNCHRONIZE 0x7
1778 /* enum: Basic manufacturing tests. Siena PTP adapters only. */
1779 #define MC_CMD_PTP_OP_MANFTEST_BASIC 0x8
1780 /* enum: Packet based manufacturing tests. Siena PTP adapters only. */
1781 #define MC_CMD_PTP_OP_MANFTEST_PACKET 0x9
1782 /* enum: Reset some of the PTP related statistics */
1783 #define MC_CMD_PTP_OP_RESET_STATS 0xa
1784 /* enum: Debug operations to MC. */
1785 #define MC_CMD_PTP_OP_DEBUG 0xb
1786 /* enum: Read an FPGA register. Siena PTP adapters only. */
1787 #define MC_CMD_PTP_OP_FPGAREAD 0xc
1788 /* enum: Write an FPGA register. Siena PTP adapters only. */
1789 #define MC_CMD_PTP_OP_FPGAWRITE 0xd
1790 /* enum: Apply an offset to the NIC clock */
1791 #define MC_CMD_PTP_OP_CLOCK_OFFSET_ADJUST 0xe
1792 /* enum: Change the frequency correction applied to the NIC clock */
1793 #define MC_CMD_PTP_OP_CLOCK_FREQ_ADJUST 0xf
1794 /* enum: Set the MC packet filter VLAN tags for received PTP packets.
1795  * Deprecated for Huntington onwards.
1796  */
1797 #define MC_CMD_PTP_OP_RX_SET_VLAN_FILTER 0x10
1798 /* enum: Set the MC packet filter UUID for received PTP packets. Deprecated for
1799  * Huntington onwards.
1800  */
1801 #define MC_CMD_PTP_OP_RX_SET_UUID_FILTER 0x11
1802 /* enum: Set the MC packet filter Domain for received PTP packets. Deprecated
1803  * for Huntington onwards.
1804  */
1805 #define MC_CMD_PTP_OP_RX_SET_DOMAIN_FILTER 0x12
1806 /* enum: Set the clock source. Required for snapper tests on Huntington and
1807  * Medford. Not implemented for Siena or Medford2.
1808  */
1809 #define MC_CMD_PTP_OP_SET_CLK_SRC 0x13
1810 /* enum: Reset value of Timer Reg. Not implemented. */
1811 #define MC_CMD_PTP_OP_RST_CLK 0x14
1812 /* enum: Enable the forwarding of PPS events to the host */
1813 #define MC_CMD_PTP_OP_PPS_ENABLE 0x15
1814 /* enum: Get the time format used by this NIC for PTP operations */
1815 #define MC_CMD_PTP_OP_GET_TIME_FORMAT 0x16
1816 /* enum: Get the clock attributes. NOTE- extended version of
1817  * MC_CMD_PTP_OP_GET_TIME_FORMAT
1818  */
1819 #define MC_CMD_PTP_OP_GET_ATTRIBUTES 0x16
1820 /* enum: Get corrections that should be applied to the various different
1821  * timestamps
1822  */
1823 #define MC_CMD_PTP_OP_GET_TIMESTAMP_CORRECTIONS 0x17
1824 /* enum: Subscribe to receive periodic time events indicating the current NIC
1825  * time
1826  */
1827 #define MC_CMD_PTP_OP_TIME_EVENT_SUBSCRIBE 0x18
1828 /* enum: Unsubscribe to stop receiving time events */
1829 #define MC_CMD_PTP_OP_TIME_EVENT_UNSUBSCRIBE 0x19
1830 /* enum: PPS based manfacturing tests. Requires PPS output to be looped to PPS
1831  * input on the same NIC. Siena PTP adapters only.
1832  */
1833 #define MC_CMD_PTP_OP_MANFTEST_PPS 0x1a
1834 /* enum: Set the PTP sync status. Status is used by firmware to report to event
1835  * subscribers.
1836  */
1837 #define MC_CMD_PTP_OP_SET_SYNC_STATUS 0x1b
1838 /* enum: Above this for future use. */
1839 #define MC_CMD_PTP_OP_MAX 0x1c
1840
1841 /* MC_CMD_PTP_IN_ENABLE msgrequest */
1842 #define MC_CMD_PTP_IN_ENABLE_LEN 16
1843 #define MC_CMD_PTP_IN_CMD_OFST 0
1844 #define MC_CMD_PTP_IN_CMD_LEN 4
1845 #define MC_CMD_PTP_IN_PERIPH_ID_OFST 4
1846 #define MC_CMD_PTP_IN_PERIPH_ID_LEN 4
1847 /* Not used. Events are always sent to function relative queue 0. */
1848 #define MC_CMD_PTP_IN_ENABLE_QUEUE_OFST 8
1849 #define MC_CMD_PTP_IN_ENABLE_QUEUE_LEN 4
1850 /* PTP timestamping mode. Not used from Huntington onwards. */
1851 #define MC_CMD_PTP_IN_ENABLE_MODE_OFST 12
1852 #define MC_CMD_PTP_IN_ENABLE_MODE_LEN 4
1853 /* enum: PTP, version 1 */
1854 #define MC_CMD_PTP_MODE_V1 0x0
1855 /* enum: PTP, version 1, with VLAN headers - deprecated */
1856 #define MC_CMD_PTP_MODE_V1_VLAN 0x1
1857 /* enum: PTP, version 2 */
1858 #define MC_CMD_PTP_MODE_V2 0x2
1859 /* enum: PTP, version 2, with VLAN headers - deprecated */
1860 #define MC_CMD_PTP_MODE_V2_VLAN 0x3
1861 /* enum: PTP, version 2, with improved UUID filtering */
1862 #define MC_CMD_PTP_MODE_V2_ENHANCED 0x4
1863 /* enum: FCoE (seconds and microseconds) */
1864 #define MC_CMD_PTP_MODE_FCOE 0x5
1865
1866 /* MC_CMD_PTP_IN_DISABLE msgrequest */
1867 #define MC_CMD_PTP_IN_DISABLE_LEN 8
1868 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1869 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1870 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1871 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1872
1873 /* MC_CMD_PTP_IN_TRANSMIT msgrequest */
1874 #define MC_CMD_PTP_IN_TRANSMIT_LENMIN 13
1875 #define MC_CMD_PTP_IN_TRANSMIT_LENMAX 252
1876 #define MC_CMD_PTP_IN_TRANSMIT_LENMAX_MCDI2 1020
1877 #define MC_CMD_PTP_IN_TRANSMIT_LEN(num) (12+1*(num))
1878 #define MC_CMD_PTP_IN_TRANSMIT_PACKET_NUM(len) (((len)-12)/1)
1879 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1880 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1881 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1882 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1883 /* Transmit packet length */
1884 #define MC_CMD_PTP_IN_TRANSMIT_LENGTH_OFST 8
1885 #define MC_CMD_PTP_IN_TRANSMIT_LENGTH_LEN 4
1886 /* Transmit packet data */
1887 #define MC_CMD_PTP_IN_TRANSMIT_PACKET_OFST 12
1888 #define MC_CMD_PTP_IN_TRANSMIT_PACKET_LEN 1
1889 #define MC_CMD_PTP_IN_TRANSMIT_PACKET_MINNUM 1
1890 #define MC_CMD_PTP_IN_TRANSMIT_PACKET_MAXNUM 240
1891 #define MC_CMD_PTP_IN_TRANSMIT_PACKET_MAXNUM_MCDI2 1008
1892
1893 /* MC_CMD_PTP_IN_READ_NIC_TIME msgrequest */
1894 #define MC_CMD_PTP_IN_READ_NIC_TIME_LEN 8
1895 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1896 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1897 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1898 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1899
1900 /* MC_CMD_PTP_IN_READ_NIC_TIME_V2 msgrequest */
1901 #define MC_CMD_PTP_IN_READ_NIC_TIME_V2_LEN 8
1902 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1903 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1904 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1905 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1906
1907 /* MC_CMD_PTP_IN_STATUS msgrequest */
1908 #define MC_CMD_PTP_IN_STATUS_LEN 8
1909 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1910 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1911 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1912 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1913
1914 /* MC_CMD_PTP_IN_ADJUST msgrequest */
1915 #define MC_CMD_PTP_IN_ADJUST_LEN 24
1916 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1917 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1918 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1919 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1920 /* Frequency adjustment 40 bit fixed point ns */
1921 #define MC_CMD_PTP_IN_ADJUST_FREQ_OFST 8
1922 #define MC_CMD_PTP_IN_ADJUST_FREQ_LEN 8
1923 #define MC_CMD_PTP_IN_ADJUST_FREQ_LO_OFST 8
1924 #define MC_CMD_PTP_IN_ADJUST_FREQ_HI_OFST 12
1925 /* enum: Number of fractional bits in frequency adjustment */
1926 #define MC_CMD_PTP_IN_ADJUST_BITS 0x28
1927 /* enum: Number of fractional bits in frequency adjustment when FP44_FREQ_ADJ
1928  * is indicated in the MC_CMD_PTP_OUT_GET_ATTRIBUTES command CAPABILITIES
1929  * field.
1930  */
1931 #define MC_CMD_PTP_IN_ADJUST_BITS_FP44 0x2c
1932 /* Time adjustment in seconds */
1933 #define MC_CMD_PTP_IN_ADJUST_SECONDS_OFST 16
1934 #define MC_CMD_PTP_IN_ADJUST_SECONDS_LEN 4
1935 /* Time adjustment major value */
1936 #define MC_CMD_PTP_IN_ADJUST_MAJOR_OFST 16
1937 #define MC_CMD_PTP_IN_ADJUST_MAJOR_LEN 4
1938 /* Time adjustment in nanoseconds */
1939 #define MC_CMD_PTP_IN_ADJUST_NANOSECONDS_OFST 20
1940 #define MC_CMD_PTP_IN_ADJUST_NANOSECONDS_LEN 4
1941 /* Time adjustment minor value */
1942 #define MC_CMD_PTP_IN_ADJUST_MINOR_OFST 20
1943 #define MC_CMD_PTP_IN_ADJUST_MINOR_LEN 4
1944
1945 /* MC_CMD_PTP_IN_ADJUST_V2 msgrequest */
1946 #define MC_CMD_PTP_IN_ADJUST_V2_LEN 28
1947 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1948 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1949 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1950 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1951 /* Frequency adjustment 40 bit fixed point ns */
1952 #define MC_CMD_PTP_IN_ADJUST_V2_FREQ_OFST 8
1953 #define MC_CMD_PTP_IN_ADJUST_V2_FREQ_LEN 8
1954 #define MC_CMD_PTP_IN_ADJUST_V2_FREQ_LO_OFST 8
1955 #define MC_CMD_PTP_IN_ADJUST_V2_FREQ_HI_OFST 12
1956 /* enum: Number of fractional bits in frequency adjustment */
1957 /*               MC_CMD_PTP_IN_ADJUST_BITS 0x28 */
1958 /* enum: Number of fractional bits in frequency adjustment when FP44_FREQ_ADJ
1959  * is indicated in the MC_CMD_PTP_OUT_GET_ATTRIBUTES command CAPABILITIES
1960  * field.
1961  */
1962 /*               MC_CMD_PTP_IN_ADJUST_BITS_FP44 0x2c */
1963 /* Time adjustment in seconds */
1964 #define MC_CMD_PTP_IN_ADJUST_V2_SECONDS_OFST 16
1965 #define MC_CMD_PTP_IN_ADJUST_V2_SECONDS_LEN 4
1966 /* Time adjustment major value */
1967 #define MC_CMD_PTP_IN_ADJUST_V2_MAJOR_OFST 16
1968 #define MC_CMD_PTP_IN_ADJUST_V2_MAJOR_LEN 4
1969 /* Time adjustment in nanoseconds */
1970 #define MC_CMD_PTP_IN_ADJUST_V2_NANOSECONDS_OFST 20
1971 #define MC_CMD_PTP_IN_ADJUST_V2_NANOSECONDS_LEN 4
1972 /* Time adjustment minor value */
1973 #define MC_CMD_PTP_IN_ADJUST_V2_MINOR_OFST 20
1974 #define MC_CMD_PTP_IN_ADJUST_V2_MINOR_LEN 4
1975 /* Upper 32bits of major time offset adjustment */
1976 #define MC_CMD_PTP_IN_ADJUST_V2_MAJOR_HI_OFST 24
1977 #define MC_CMD_PTP_IN_ADJUST_V2_MAJOR_HI_LEN 4
1978
1979 /* MC_CMD_PTP_IN_SYNCHRONIZE msgrequest */
1980 #define MC_CMD_PTP_IN_SYNCHRONIZE_LEN 20
1981 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1982 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1983 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1984 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1985 /* Number of time readings to capture */
1986 #define MC_CMD_PTP_IN_SYNCHRONIZE_NUMTIMESETS_OFST 8
1987 #define MC_CMD_PTP_IN_SYNCHRONIZE_NUMTIMESETS_LEN 4
1988 /* Host address in which to write "synchronization started" indication (64
1989  * bits)
1990  */
1991 #define MC_CMD_PTP_IN_SYNCHRONIZE_START_ADDR_OFST 12
1992 #define MC_CMD_PTP_IN_SYNCHRONIZE_START_ADDR_LEN 8
1993 #define MC_CMD_PTP_IN_SYNCHRONIZE_START_ADDR_LO_OFST 12
1994 #define MC_CMD_PTP_IN_SYNCHRONIZE_START_ADDR_HI_OFST 16
1995
1996 /* MC_CMD_PTP_IN_MANFTEST_BASIC msgrequest */
1997 #define MC_CMD_PTP_IN_MANFTEST_BASIC_LEN 8
1998 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1999 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
2000 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
2001 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
2002
2003 /* MC_CMD_PTP_IN_MANFTEST_PACKET msgrequest */
2004 #define MC_CMD_PTP_IN_MANFTEST_PACKET_LEN 12
2005 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
2006 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
2007 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
2008 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
2009 /* Enable or disable packet testing */
2010 #define MC_CMD_PTP_IN_MANFTEST_PACKET_TEST_ENABLE_OFST 8
2011 #define MC_CMD_PTP_IN_MANFTEST_PACKET_TEST_ENABLE_LEN 4
2012
2013 /* MC_CMD_PTP_IN_RESET_STATS msgrequest: Reset PTP statistics */
2014 #define MC_CMD_PTP_IN_RESET_STATS_LEN 8
2015 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
2016 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
2017 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
2018 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
2019
2020 /* MC_CMD_PTP_IN_DEBUG msgrequest */
2021 #define MC_CMD_PTP_IN_DEBUG_LEN 12
2022 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
2023 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
2024 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
2025 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
2026 /* Debug operations */
2027 #define MC_CMD_PTP_IN_DEBUG_DEBUG_PARAM_OFST 8
2028 #define MC_CMD_PTP_IN_DEBUG_DEBUG_PARAM_LEN 4
2029
2030 /* MC_CMD_PTP_IN_FPGAREAD msgrequest */
2031 #define MC_CMD_PTP_IN_FPGAREAD_LEN 16
2032 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
2033 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
2034 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
2035 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
2036 #define MC_CMD_PTP_IN_FPGAREAD_ADDR_OFST 8
2037 #define MC_CMD_PTP_IN_FPGAREAD_ADDR_LEN 4
2038 #define MC_CMD_PTP_IN_FPGAREAD_NUMBYTES_OFST 12
2039 #define MC_CMD_PTP_IN_FPGAREAD_NUMBYTES_LEN 4
2040
2041 /* MC_CMD_PTP_IN_FPGAWRITE msgrequest */
2042 #define MC_CMD_PTP_IN_FPGAWRITE_LENMIN 13
2043 #define MC_CMD_PTP_IN_FPGAWRITE_LENMAX 252
2044 #define MC_CMD_PTP_IN_FPGAWRITE_LENMAX_MCDI2 1020
2045 #define MC_CMD_PTP_IN_FPGAWRITE_LEN(num) (12+1*(num))
2046 #define MC_CMD_PTP_IN_FPGAWRITE_BUFFER_NUM(len) (((len)-12)/1)
2047 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
2048 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
2049 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
2050 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
2051 #define MC_CMD_PTP_IN_FPGAWRITE_ADDR_OFST 8
2052 #define MC_CMD_PTP_IN_FPGAWRITE_ADDR_LEN 4
2053 #define MC_CMD_PTP_IN_FPGAWRITE_BUFFER_OFST 12
2054 #define MC_CMD_PTP_IN_FPGAWRITE_BUFFER_LEN 1
2055 #define MC_CMD_PTP_IN_FPGAWRITE_BUFFER_MINNUM 1
2056 #define MC_CMD_PTP_IN_FPGAWRITE_BUFFER_MAXNUM 240
2057 #define MC_CMD_PTP_IN_FPGAWRITE_BUFFER_MAXNUM_MCDI2 1008
2058
2059 /* MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST msgrequest */
2060 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_LEN 16
2061 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
2062 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
2063 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
2064 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
2065 /* Time adjustment in seconds */
2066 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_SECONDS_OFST 8
2067 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_SECONDS_LEN 4
2068 /* Time adjustment major value */
2069 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_MAJOR_OFST 8
2070 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_MAJOR_LEN 4
2071 /* Time adjustment in nanoseconds */
2072 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_NANOSECONDS_OFST 12
2073 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_NANOSECONDS_LEN 4
2074 /* Time adjustment minor value */
2075 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_MINOR_OFST 12
2076 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_MINOR_LEN 4
2077
2078 /* MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_V2 msgrequest */
2079 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_V2_LEN 20
2080 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
2081 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
2082 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
2083 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
2084 /* Time adjustment in seconds */
2085 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_V2_SECONDS_OFST 8
2086 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_V2_SECONDS_LEN 4
2087 /* Time adjustment major value */
2088 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_V2_MAJOR_OFST 8
2089 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_V2_MAJOR_LEN 4
2090 /* Time adjustment in nanoseconds */
2091 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_V2_NANOSECONDS_OFST 12
2092 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_V2_NANOSECONDS_LEN 4
2093 /* Time adjustment minor value */
2094 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_V2_MINOR_OFST 12
2095 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_V2_MINOR_LEN 4
2096 /* Upper 32bits of major time offset adjustment */
2097 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_V2_MAJOR_HI_OFST 16
2098 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_V2_MAJOR_HI_LEN 4
2099
2100 /* MC_CMD_PTP_IN_CLOCK_FREQ_ADJUST msgrequest */
2101 #define MC_CMD_PTP_IN_CLOCK_FREQ_ADJUST_LEN 16
2102 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
2103 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
2104 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
2105 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
2106 /* Frequency adjustment 40 bit fixed point ns */
2107 #define MC_CMD_PTP_IN_CLOCK_FREQ_ADJUST_FREQ_OFST 8
2108 #define MC_CMD_PTP_IN_CLOCK_FREQ_ADJUST_FREQ_LEN 8
2109 #define MC_CMD_PTP_IN_CLOCK_FREQ_ADJUST_FREQ_LO_OFST 8
2110 #define MC_CMD_PTP_IN_CLOCK_FREQ_ADJUST_FREQ_HI_OFST 12
2111 /*            Enum values, see field(s): */
2112 /*               MC_CMD_PTP/MC_CMD_PTP_IN_ADJUST/FREQ */
2113
2114 /* MC_CMD_PTP_IN_RX_SET_VLAN_FILTER msgrequest */
2115 #define MC_CMD_PTP_IN_RX_SET_VLAN_FILTER_LEN 24
2116 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
2117 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
2118 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
2119 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
2120 /* Number of VLAN tags, 0 if not VLAN */
2121 #define MC_CMD_PTP_IN_RX_SET_VLAN_FILTER_NUM_VLAN_TAGS_OFST 8
2122 #define MC_CMD_PTP_IN_RX_SET_VLAN_FILTER_NUM_VLAN_TAGS_LEN 4
2123 /* Set of VLAN tags to filter against */
2124 #define MC_CMD_PTP_IN_RX_SET_VLAN_FILTER_VLAN_TAG_OFST 12
2125 #define MC_CMD_PTP_IN_RX_SET_VLAN_FILTER_VLAN_TAG_LEN 4
2126 #define MC_CMD_PTP_IN_RX_SET_VLAN_FILTER_VLAN_TAG_NUM 3
2127
2128 /* MC_CMD_PTP_IN_RX_SET_UUID_FILTER msgrequest */
2129 #define MC_CMD_PTP_IN_RX_SET_UUID_FILTER_LEN 20
2130 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
2131 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
2132 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
2133 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
2134 /* 1 to enable UUID filtering, 0 to disable */
2135 #define MC_CMD_PTP_IN_RX_SET_UUID_FILTER_ENABLE_OFST 8
2136 #define MC_CMD_PTP_IN_RX_SET_UUID_FILTER_ENABLE_LEN 4
2137 /* UUID to filter against */
2138 #define MC_CMD_PTP_IN_RX_SET_UUID_FILTER_UUID_OFST 12
2139 #define MC_CMD_PTP_IN_RX_SET_UUID_FILTER_UUID_LEN 8
2140 #define MC_CMD_PTP_IN_RX_SET_UUID_FILTER_UUID_LO_OFST 12
2141 #define MC_CMD_PTP_IN_RX_SET_UUID_FILTER_UUID_HI_OFST 16
2142
2143 /* MC_CMD_PTP_IN_RX_SET_DOMAIN_FILTER msgrequest */
2144 #define MC_CMD_PTP_IN_RX_SET_DOMAIN_FILTER_LEN 16
2145 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
2146 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
2147 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
2148 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
2149 /* 1 to enable Domain filtering, 0 to disable */
2150 #define MC_CMD_PTP_IN_RX_SET_DOMAIN_FILTER_ENABLE_OFST 8
2151 #define MC_CMD_PTP_IN_RX_SET_DOMAIN_FILTER_ENABLE_LEN 4
2152 /* Domain number to filter against */
2153 #define MC_CMD_PTP_IN_RX_SET_DOMAIN_FILTER_DOMAIN_OFST 12
2154 #define MC_CMD_PTP_IN_RX_SET_DOMAIN_FILTER_DOMAIN_LEN 4
2155
2156 /* MC_CMD_PTP_IN_SET_CLK_SRC msgrequest */
2157 #define MC_CMD_PTP_IN_SET_CLK_SRC_LEN 12
2158 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
2159 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
2160 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
2161 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
2162 /* Set the clock source. */
2163 #define MC_CMD_PTP_IN_SET_CLK_SRC_CLK_OFST 8
2164 #define MC_CMD_PTP_IN_SET_CLK_SRC_CLK_LEN 4
2165 /* enum: Internal. */
2166 #define MC_CMD_PTP_CLK_SRC_INTERNAL 0x0
2167 /* enum: External. */
2168 #define MC_CMD_PTP_CLK_SRC_EXTERNAL 0x1
2169
2170 /* MC_CMD_PTP_IN_RST_CLK msgrequest: Reset value of Timer Reg. */
2171 #define MC_CMD_PTP_IN_RST_CLK_LEN 8
2172 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
2173 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
2174 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
2175 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
2176
2177 /* MC_CMD_PTP_IN_PPS_ENABLE msgrequest */
2178 #define MC_CMD_PTP_IN_PPS_ENABLE_LEN 12
2179 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
2180 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
2181 /* Enable or disable */
2182 #define MC_CMD_PTP_IN_PPS_ENABLE_OP_OFST 4
2183 #define MC_CMD_PTP_IN_PPS_ENABLE_OP_LEN 4
2184 /* enum: Enable */
2185 #define MC_CMD_PTP_ENABLE_PPS 0x0
2186 /* enum: Disable */
2187 #define MC_CMD_PTP_DISABLE_PPS 0x1
2188 /* Not used. Events are always sent to function relative queue 0. */
2189 #define MC_CMD_PTP_IN_PPS_ENABLE_QUEUE_ID_OFST 8
2190 #define MC_CMD_PTP_IN_PPS_ENABLE_QUEUE_ID_LEN 4
2191
2192 /* MC_CMD_PTP_IN_GET_TIME_FORMAT msgrequest */
2193 #define MC_CMD_PTP_IN_GET_TIME_FORMAT_LEN 8
2194 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
2195 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
2196 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
2197 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
2198
2199 /* MC_CMD_PTP_IN_GET_ATTRIBUTES msgrequest */
2200 #define MC_CMD_PTP_IN_GET_ATTRIBUTES_LEN 8
2201 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
2202 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
2203 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
2204 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
2205
2206 /* MC_CMD_PTP_IN_GET_TIMESTAMP_CORRECTIONS msgrequest */
2207 #define MC_CMD_PTP_IN_GET_TIMESTAMP_CORRECTIONS_LEN 8
2208 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
2209 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
2210 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
2211 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
2212
2213 /* MC_CMD_PTP_IN_TIME_EVENT_SUBSCRIBE msgrequest */
2214 #define MC_CMD_PTP_IN_TIME_EVENT_SUBSCRIBE_LEN 12
2215 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
2216 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
2217 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
2218 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
2219 /* Original field containing queue ID. Now extended to include flags. */
2220 #define MC_CMD_PTP_IN_TIME_EVENT_SUBSCRIBE_QUEUE_OFST 8
2221 #define MC_CMD_PTP_IN_TIME_EVENT_SUBSCRIBE_QUEUE_LEN 4
2222 #define MC_CMD_PTP_IN_TIME_EVENT_SUBSCRIBE_QUEUE_ID_OFST 8
2223 #define MC_CMD_PTP_IN_TIME_EVENT_SUBSCRIBE_QUEUE_ID_LBN 0
2224 #define MC_CMD_PTP_IN_TIME_EVENT_SUBSCRIBE_QUEUE_ID_WIDTH 16
2225 #define MC_CMD_PTP_IN_TIME_EVENT_SUBSCRIBE_REPORT_SYNC_STATUS_OFST 8
2226 #define MC_CMD_PTP_IN_TIME_EVENT_SUBSCRIBE_REPORT_SYNC_STATUS_LBN 31
2227 #define MC_CMD_PTP_IN_TIME_EVENT_SUBSCRIBE_REPORT_SYNC_STATUS_WIDTH 1
2228
2229 /* MC_CMD_PTP_IN_TIME_EVENT_UNSUBSCRIBE msgrequest */
2230 #define MC_CMD_PTP_IN_TIME_EVENT_UNSUBSCRIBE_LEN 16
2231 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
2232 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
2233 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
2234 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
2235 /* Unsubscribe options */
2236 #define MC_CMD_PTP_IN_TIME_EVENT_UNSUBSCRIBE_CONTROL_OFST 8
2237 #define MC_CMD_PTP_IN_TIME_EVENT_UNSUBSCRIBE_CONTROL_LEN 4
2238 /* enum: Unsubscribe a single queue */
2239 #define MC_CMD_PTP_IN_TIME_EVENT_UNSUBSCRIBE_SINGLE 0x0
2240 /* enum: Unsubscribe all queues */
2241 #define MC_CMD_PTP_IN_TIME_EVENT_UNSUBSCRIBE_ALL 0x1
2242 /* Event queue ID */
2243 #define MC_CMD_PTP_IN_TIME_EVENT_UNSUBSCRIBE_QUEUE_OFST 12
2244 #define MC_CMD_PTP_IN_TIME_EVENT_UNSUBSCRIBE_QUEUE_LEN 4
2245
2246 /* MC_CMD_PTP_IN_MANFTEST_PPS msgrequest */
2247 #define MC_CMD_PTP_IN_MANFTEST_PPS_LEN 12
2248 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
2249 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
2250 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
2251 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
2252 /* 1 to enable PPS test mode, 0 to disable and return result. */
2253 #define MC_CMD_PTP_IN_MANFTEST_PPS_TEST_ENABLE_OFST 8
2254 #define MC_CMD_PTP_IN_MANFTEST_PPS_TEST_ENABLE_LEN 4
2255
2256 /* MC_CMD_PTP_IN_SET_SYNC_STATUS msgrequest */
2257 #define MC_CMD_PTP_IN_SET_SYNC_STATUS_LEN 24
2258 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
2259 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
2260 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
2261 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
2262 /* NIC - Host System Clock Synchronization status */
2263 #define MC_CMD_PTP_IN_SET_SYNC_STATUS_STATUS_OFST 8
2264 #define MC_CMD_PTP_IN_SET_SYNC_STATUS_STATUS_LEN 4
2265 /* enum: Host System clock and NIC clock are not in sync */
2266 #define MC_CMD_PTP_IN_SET_SYNC_STATUS_NOT_IN_SYNC 0x0
2267 /* enum: Host System clock and NIC clock are synchronized */
2268 #define MC_CMD_PTP_IN_SET_SYNC_STATUS_IN_SYNC 0x1
2269 /* If synchronized, number of seconds until clocks should be considered to be
2270  * no longer in sync.
2271  */
2272 #define MC_CMD_PTP_IN_SET_SYNC_STATUS_TIMEOUT_OFST 12
2273 #define MC_CMD_PTP_IN_SET_SYNC_STATUS_TIMEOUT_LEN 4
2274 #define MC_CMD_PTP_IN_SET_SYNC_STATUS_RESERVED0_OFST 16
2275 #define MC_CMD_PTP_IN_SET_SYNC_STATUS_RESERVED0_LEN 4
2276 #define MC_CMD_PTP_IN_SET_SYNC_STATUS_RESERVED1_OFST 20
2277 #define MC_CMD_PTP_IN_SET_SYNC_STATUS_RESERVED1_LEN 4
2278
2279 /* MC_CMD_PTP_OUT msgresponse */
2280 #define MC_CMD_PTP_OUT_LEN 0
2281
2282 /* MC_CMD_PTP_OUT_TRANSMIT msgresponse */
2283 #define MC_CMD_PTP_OUT_TRANSMIT_LEN 8
2284 /* Value of seconds timestamp */
2285 #define MC_CMD_PTP_OUT_TRANSMIT_SECONDS_OFST 0
2286 #define MC_CMD_PTP_OUT_TRANSMIT_SECONDS_LEN 4
2287 /* Timestamp major value */
2288 #define MC_CMD_PTP_OUT_TRANSMIT_MAJOR_OFST 0
2289 #define MC_CMD_PTP_OUT_TRANSMIT_MAJOR_LEN 4
2290 /* Value of nanoseconds timestamp */
2291 #define MC_CMD_PTP_OUT_TRANSMIT_NANOSECONDS_OFST 4
2292 #define MC_CMD_PTP_OUT_TRANSMIT_NANOSECONDS_LEN 4
2293 /* Timestamp minor value */
2294 #define MC_CMD_PTP_OUT_TRANSMIT_MINOR_OFST 4
2295 #define MC_CMD_PTP_OUT_TRANSMIT_MINOR_LEN 4
2296
2297 /* MC_CMD_PTP_OUT_TIME_EVENT_SUBSCRIBE msgresponse */
2298 #define MC_CMD_PTP_OUT_TIME_EVENT_SUBSCRIBE_LEN 0
2299
2300 /* MC_CMD_PTP_OUT_TIME_EVENT_UNSUBSCRIBE msgresponse */
2301 #define MC_CMD_PTP_OUT_TIME_EVENT_UNSUBSCRIBE_LEN 0
2302
2303 /* MC_CMD_PTP_OUT_READ_NIC_TIME msgresponse */
2304 #define MC_CMD_PTP_OUT_READ_NIC_TIME_LEN 8
2305 /* Value of seconds timestamp */
2306 #define MC_CMD_PTP_OUT_READ_NIC_TIME_SECONDS_OFST 0
2307 #define MC_CMD_PTP_OUT_READ_NIC_TIME_SECONDS_LEN 4
2308 /* Timestamp major value */
2309 #define MC_CMD_PTP_OUT_READ_NIC_TIME_MAJOR_OFST 0
2310 #define MC_CMD_PTP_OUT_READ_NIC_TIME_MAJOR_LEN 4
2311 /* Value of nanoseconds timestamp */
2312 #define MC_CMD_PTP_OUT_READ_NIC_TIME_NANOSECONDS_OFST 4
2313 #define MC_CMD_PTP_OUT_READ_NIC_TIME_NANOSECONDS_LEN 4
2314 /* Timestamp minor value */
2315 #define MC_CMD_PTP_OUT_READ_NIC_TIME_MINOR_OFST 4
2316 #define MC_CMD_PTP_OUT_READ_NIC_TIME_MINOR_LEN 4
2317
2318 /* MC_CMD_PTP_OUT_READ_NIC_TIME_V2 msgresponse */
2319 #define MC_CMD_PTP_OUT_READ_NIC_TIME_V2_LEN 12
2320 /* Value of seconds timestamp */
2321 #define MC_CMD_PTP_OUT_READ_NIC_TIME_V2_SECONDS_OFST 0
2322 #define MC_CMD_PTP_OUT_READ_NIC_TIME_V2_SECONDS_LEN 4
2323 /* Timestamp major value */
2324 #define MC_CMD_PTP_OUT_READ_NIC_TIME_V2_MAJOR_OFST 0
2325 #define MC_CMD_PTP_OUT_READ_NIC_TIME_V2_MAJOR_LEN 4
2326 /* Value of nanoseconds timestamp */
2327 #define MC_CMD_PTP_OUT_READ_NIC_TIME_V2_NANOSECONDS_OFST 4
2328 #define MC_CMD_PTP_OUT_READ_NIC_TIME_V2_NANOSECONDS_LEN 4
2329 /* Timestamp minor value */
2330 #define MC_CMD_PTP_OUT_READ_NIC_TIME_V2_MINOR_OFST 4
2331 #define MC_CMD_PTP_OUT_READ_NIC_TIME_V2_MINOR_LEN 4
2332 /* Upper 32bits of major timestamp value */
2333 #define MC_CMD_PTP_OUT_READ_NIC_TIME_V2_MAJOR_HI_OFST 8
2334 #define MC_CMD_PTP_OUT_READ_NIC_TIME_V2_MAJOR_HI_LEN 4
2335
2336 /* MC_CMD_PTP_OUT_STATUS msgresponse */
2337 #define MC_CMD_PTP_OUT_STATUS_LEN 64
2338 /* Frequency of NIC's hardware clock */
2339 #define MC_CMD_PTP_OUT_STATUS_CLOCK_FREQ_OFST 0
2340 #define MC_CMD_PTP_OUT_STATUS_CLOCK_FREQ_LEN 4
2341 /* Number of packets transmitted and timestamped */
2342 #define MC_CMD_PTP_OUT_STATUS_STATS_TX_OFST 4
2343 #define MC_CMD_PTP_OUT_STATUS_STATS_TX_LEN 4
2344 /* Number of packets received and timestamped */
2345 #define MC_CMD_PTP_OUT_STATUS_STATS_RX_OFST 8
2346 #define MC_CMD_PTP_OUT_STATUS_STATS_RX_LEN 4
2347 /* Number of packets timestamped by the FPGA */
2348 #define MC_CMD_PTP_OUT_STATUS_STATS_TS_OFST 12
2349 #define MC_CMD_PTP_OUT_STATUS_STATS_TS_LEN 4
2350 /* Number of packets filter matched */
2351 #define MC_CMD_PTP_OUT_STATUS_STATS_FM_OFST 16
2352 #define MC_CMD_PTP_OUT_STATUS_STATS_FM_LEN 4
2353 /* Number of packets not filter matched */
2354 #define MC_CMD_PTP_OUT_STATUS_STATS_NFM_OFST 20
2355 #define MC_CMD_PTP_OUT_STATUS_STATS_NFM_LEN 4
2356 /* Number of PPS overflows (noise on input?) */
2357 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_OFLOW_OFST 24
2358 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_OFLOW_LEN 4
2359 /* Number of PPS bad periods */
2360 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_BAD_OFST 28
2361 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_BAD_LEN 4
2362 /* Minimum period of PPS pulse in nanoseconds */
2363 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_PER_MIN_OFST 32
2364 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_PER_MIN_LEN 4
2365 /* Maximum period of PPS pulse in nanoseconds */
2366 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_PER_MAX_OFST 36
2367 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_PER_MAX_LEN 4
2368 /* Last period of PPS pulse in nanoseconds */
2369 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_PER_LAST_OFST 40
2370 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_PER_LAST_LEN 4
2371 /* Mean period of PPS pulse in nanoseconds */
2372 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_PER_MEAN_OFST 44
2373 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_PER_MEAN_LEN 4
2374 /* Minimum offset of PPS pulse in nanoseconds (signed) */
2375 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_OFF_MIN_OFST 48
2376 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_OFF_MIN_LEN 4
2377 /* Maximum offset of PPS pulse in nanoseconds (signed) */
2378 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_OFF_MAX_OFST 52
2379 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_OFF_MAX_LEN 4
2380 /* Last offset of PPS pulse in nanoseconds (signed) */
2381 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_OFF_LAST_OFST 56
2382 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_OFF_LAST_LEN 4
2383 /* Mean offset of PPS pulse in nanoseconds (signed) */
2384 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_OFF_MEAN_OFST 60
2385 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_OFF_MEAN_LEN 4
2386
2387 /* MC_CMD_PTP_OUT_SYNCHRONIZE msgresponse */
2388 #define MC_CMD_PTP_OUT_SYNCHRONIZE_LENMIN 20
2389 #define MC_CMD_PTP_OUT_SYNCHRONIZE_LENMAX 240
2390 #define MC_CMD_PTP_OUT_SYNCHRONIZE_LENMAX_MCDI2 1020
2391 #define MC_CMD_PTP_OUT_SYNCHRONIZE_LEN(num) (0+20*(num))
2392 #define MC_CMD_PTP_OUT_SYNCHRONIZE_TIMESET_NUM(len) (((len)-0)/20)
2393 /* A set of host and NIC times */
2394 #define MC_CMD_PTP_OUT_SYNCHRONIZE_TIMESET_OFST 0
2395 #define MC_CMD_PTP_OUT_SYNCHRONIZE_TIMESET_LEN 20
2396 #define MC_CMD_PTP_OUT_SYNCHRONIZE_TIMESET_MINNUM 1
2397 #define MC_CMD_PTP_OUT_SYNCHRONIZE_TIMESET_MAXNUM 12
2398 #define MC_CMD_PTP_OUT_SYNCHRONIZE_TIMESET_MAXNUM_MCDI2 51
2399 /* Host time immediately before NIC's hardware clock read */
2400 #define MC_CMD_PTP_OUT_SYNCHRONIZE_HOSTSTART_OFST 0
2401 #define MC_CMD_PTP_OUT_SYNCHRONIZE_HOSTSTART_LEN 4
2402 /* Value of seconds timestamp */
2403 #define MC_CMD_PTP_OUT_SYNCHRONIZE_SECONDS_OFST 4
2404 #define MC_CMD_PTP_OUT_SYNCHRONIZE_SECONDS_LEN 4
2405 /* Timestamp major value */
2406 #define MC_CMD_PTP_OUT_SYNCHRONIZE_MAJOR_OFST 4
2407 #define MC_CMD_PTP_OUT_SYNCHRONIZE_MAJOR_LEN 4
2408 /* Value of nanoseconds timestamp */
2409 #define MC_CMD_PTP_OUT_SYNCHRONIZE_NANOSECONDS_OFST 8
2410 #define MC_CMD_PTP_OUT_SYNCHRONIZE_NANOSECONDS_LEN 4
2411 /* Timestamp minor value */
2412 #define MC_CMD_PTP_OUT_SYNCHRONIZE_MINOR_OFST 8
2413 #define MC_CMD_PTP_OUT_SYNCHRONIZE_MINOR_LEN 4
2414 /* Host time immediately after NIC's hardware clock read */
2415 #define MC_CMD_PTP_OUT_SYNCHRONIZE_HOSTEND_OFST 12
2416 #define MC_CMD_PTP_OUT_SYNCHRONIZE_HOSTEND_LEN 4
2417 /* Number of nanoseconds waited after reading NIC's hardware clock */
2418 #define MC_CMD_PTP_OUT_SYNCHRONIZE_WAITNS_OFST 16
2419 #define MC_CMD_PTP_OUT_SYNCHRONIZE_WAITNS_LEN 4
2420
2421 /* MC_CMD_PTP_OUT_MANFTEST_BASIC msgresponse */
2422 #define MC_CMD_PTP_OUT_MANFTEST_BASIC_LEN 8
2423 /* Results of testing */
2424 #define MC_CMD_PTP_OUT_MANFTEST_BASIC_TEST_RESULT_OFST 0
2425 #define MC_CMD_PTP_OUT_MANFTEST_BASIC_TEST_RESULT_LEN 4
2426 /* enum: Successful test */
2427 #define MC_CMD_PTP_MANF_SUCCESS 0x0
2428 /* enum: FPGA load failed */
2429 #define MC_CMD_PTP_MANF_FPGA_LOAD 0x1
2430 /* enum: FPGA version invalid */
2431 #define MC_CMD_PTP_MANF_FPGA_VERSION 0x2
2432 /* enum: FPGA registers incorrect */
2433 #define MC_CMD_PTP_MANF_FPGA_REGISTERS 0x3
2434 /* enum: Oscillator possibly not working? */
2435 #define MC_CMD_PTP_MANF_OSCILLATOR 0x4
2436 /* enum: Timestamps not increasing */
2437 #define MC_CMD_PTP_MANF_TIMESTAMPS 0x5
2438 /* enum: Mismatched packet count */
2439 #define MC_CMD_PTP_MANF_PACKET_COUNT 0x6
2440 /* enum: Mismatched packet count (Siena filter and FPGA) */
2441 #define MC_CMD_PTP_MANF_FILTER_COUNT 0x7
2442 /* enum: Not enough packets to perform timestamp check */
2443 #define MC_CMD_PTP_MANF_PACKET_ENOUGH 0x8
2444 /* enum: Timestamp trigger GPIO not working */
2445 #define MC_CMD_PTP_MANF_GPIO_TRIGGER 0x9
2446 /* enum: Insufficient PPS events to perform checks */
2447 #define MC_CMD_PTP_MANF_PPS_ENOUGH 0xa
2448 /* enum: PPS time event period not sufficiently close to 1s. */
2449 #define MC_CMD_PTP_MANF_PPS_PERIOD 0xb
2450 /* enum: PPS time event nS reading not sufficiently close to zero. */
2451 #define MC_CMD_PTP_MANF_PPS_NS 0xc
2452 /* enum: PTP peripheral registers incorrect */
2453 #define MC_CMD_PTP_MANF_REGISTERS 0xd
2454 /* enum: Failed to read time from PTP peripheral */
2455 #define MC_CMD_PTP_MANF_CLOCK_READ 0xe
2456 /* Presence of external oscillator */
2457 #define MC_CMD_PTP_OUT_MANFTEST_BASIC_TEST_EXTOSC_OFST 4
2458 #define MC_CMD_PTP_OUT_MANFTEST_BASIC_TEST_EXTOSC_LEN 4
2459
2460 /* MC_CMD_PTP_OUT_MANFTEST_PACKET msgresponse */
2461 #define MC_CMD_PTP_OUT_MANFTEST_PACKET_LEN 12
2462 /* Results of testing */
2463 #define MC_CMD_PTP_OUT_MANFTEST_PACKET_TEST_RESULT_OFST 0
2464 #define MC_CMD_PTP_OUT_MANFTEST_PACKET_TEST_RESULT_LEN 4
2465 /* Number of packets received by FPGA */
2466 #define MC_CMD_PTP_OUT_MANFTEST_PACKET_TEST_FPGACOUNT_OFST 4
2467 #define MC_CMD_PTP_OUT_MANFTEST_PACKET_TEST_FPGACOUNT_LEN 4
2468 /* Number of packets received by Siena filters */
2469 #define MC_CMD_PTP_OUT_MANFTEST_PACKET_TEST_FILTERCOUNT_OFST 8
2470 #define MC_CMD_PTP_OUT_MANFTEST_PACKET_TEST_FILTERCOUNT_LEN 4
2471
2472 /* MC_CMD_PTP_OUT_FPGAREAD msgresponse */
2473 #define MC_CMD_PTP_OUT_FPGAREAD_LENMIN 1
2474 #define MC_CMD_PTP_OUT_FPGAREAD_LENMAX 252
2475 #define MC_CMD_PTP_OUT_FPGAREAD_LENMAX_MCDI2 1020
2476 #define MC_CMD_PTP_OUT_FPGAREAD_LEN(num) (0+1*(num))
2477 #define MC_CMD_PTP_OUT_FPGAREAD_BUFFER_NUM(len) (((len)-0)/1)
2478 #define MC_CMD_PTP_OUT_FPGAREAD_BUFFER_OFST 0
2479 #define MC_CMD_PTP_OUT_FPGAREAD_BUFFER_LEN 1
2480 #define MC_CMD_PTP_OUT_FPGAREAD_BUFFER_MINNUM 1
2481 #define MC_CMD_PTP_OUT_FPGAREAD_BUFFER_MAXNUM 252
2482 #define MC_CMD_PTP_OUT_FPGAREAD_BUFFER_MAXNUM_MCDI2 1020
2483
2484 /* MC_CMD_PTP_OUT_GET_TIME_FORMAT msgresponse */
2485 #define MC_CMD_PTP_OUT_GET_TIME_FORMAT_LEN 4
2486 /* Time format required/used by for this NIC. Applies to all PTP MCDI
2487  * operations that pass times between the host and firmware. If this operation
2488  * is not supported (older firmware) a format of seconds and nanoseconds should
2489  * be assumed. Note this enum is deprecated. Do not add to it- use the
2490  * TIME_FORMAT field in MC_CMD_PTP_OUT_GET_ATTRIBUTES instead.
2491  */
2492 #define MC_CMD_PTP_OUT_GET_TIME_FORMAT_FORMAT_OFST 0
2493 #define MC_CMD_PTP_OUT_GET_TIME_FORMAT_FORMAT_LEN 4
2494 /* enum: Times are in seconds and nanoseconds */
2495 #define MC_CMD_PTP_OUT_GET_TIME_FORMAT_SECONDS_NANOSECONDS 0x0
2496 /* enum: Major register has units of 16 second per tick, minor 8 ns per tick */
2497 #define MC_CMD_PTP_OUT_GET_TIME_FORMAT_16SECONDS_8NANOSECONDS 0x1
2498 /* enum: Major register has units of seconds, minor 2^-27s per tick */
2499 #define MC_CMD_PTP_OUT_GET_TIME_FORMAT_SECONDS_27FRACTION 0x2
2500
2501 /* MC_CMD_PTP_OUT_GET_ATTRIBUTES msgresponse */
2502 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_LEN 24
2503 /* Time format required/used by for this NIC. Applies to all PTP MCDI
2504  * operations that pass times between the host and firmware. If this operation
2505  * is not supported (older firmware) a format of seconds and nanoseconds should
2506  * be assumed.
2507  */
2508 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_TIME_FORMAT_OFST 0
2509 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_TIME_FORMAT_LEN 4
2510 /* enum: Times are in seconds and nanoseconds */
2511 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_SECONDS_NANOSECONDS 0x0
2512 /* enum: Major register has units of 16 second per tick, minor 8 ns per tick */
2513 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_16SECONDS_8NANOSECONDS 0x1
2514 /* enum: Major register has units of seconds, minor 2^-27s per tick */
2515 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_SECONDS_27FRACTION 0x2
2516 /* enum: Major register units are seconds, minor units are quarter nanoseconds
2517  */
2518 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_SECONDS_QTR_NANOSECONDS 0x3
2519 /* Minimum acceptable value for a corrected synchronization timeset. When
2520  * comparing host and NIC clock times, the MC returns a set of samples that
2521  * contain the host start and end time, the MC time when the host start was
2522  * detected and the time the MC waited between reading the time and detecting
2523  * the host end. The corrected sync window is the difference between the host
2524  * end and start times minus the time that the MC waited for host end.
2525  */
2526 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_SYNC_WINDOW_MIN_OFST 4
2527 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_SYNC_WINDOW_MIN_LEN 4
2528 /* Various PTP capabilities */
2529 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_CAPABILITIES_OFST 8
2530 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_CAPABILITIES_LEN 4
2531 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_REPORT_SYNC_STATUS_OFST 8
2532 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_REPORT_SYNC_STATUS_LBN 0
2533 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_REPORT_SYNC_STATUS_WIDTH 1
2534 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_RX_TSTAMP_OOB_OFST 8
2535 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_RX_TSTAMP_OOB_LBN 1
2536 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_RX_TSTAMP_OOB_WIDTH 1
2537 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_64BIT_SECONDS_OFST 8
2538 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_64BIT_SECONDS_LBN 2
2539 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_64BIT_SECONDS_WIDTH 1
2540 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_FP44_FREQ_ADJ_OFST 8
2541 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_FP44_FREQ_ADJ_LBN 3
2542 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_FP44_FREQ_ADJ_WIDTH 1
2543 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_RESERVED0_OFST 12
2544 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_RESERVED0_LEN 4
2545 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_RESERVED1_OFST 16
2546 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_RESERVED1_LEN 4
2547 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_RESERVED2_OFST 20
2548 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_RESERVED2_LEN 4
2549
2550 /* MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS msgresponse */
2551 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_LEN 16
2552 /* Uncorrected error on PTP transmit timestamps in NIC clock format */
2553 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_TRANSMIT_OFST 0
2554 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_TRANSMIT_LEN 4
2555 /* Uncorrected error on PTP receive timestamps in NIC clock format */
2556 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_RECEIVE_OFST 4
2557 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_RECEIVE_LEN 4
2558 /* Uncorrected error on PPS output in NIC clock format */
2559 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_PPS_OUT_OFST 8
2560 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_PPS_OUT_LEN 4
2561 /* Uncorrected error on PPS input in NIC clock format */
2562 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_PPS_IN_OFST 12
2563 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_PPS_IN_LEN 4
2564
2565 /* MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_V2 msgresponse */
2566 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_V2_LEN 24
2567 /* Uncorrected error on PTP transmit timestamps in NIC clock format */
2568 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_V2_PTP_TX_OFST 0
2569 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_V2_PTP_TX_LEN 4
2570 /* Uncorrected error on PTP receive timestamps in NIC clock format */
2571 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_V2_PTP_RX_OFST 4
2572 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_V2_PTP_RX_LEN 4
2573 /* Uncorrected error on PPS output in NIC clock format */
2574 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_V2_PPS_OUT_OFST 8
2575 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_V2_PPS_OUT_LEN 4
2576 /* Uncorrected error on PPS input in NIC clock format */
2577 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_V2_PPS_IN_OFST 12
2578 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_V2_PPS_IN_LEN 4
2579 /* Uncorrected error on non-PTP transmit timestamps in NIC clock format */
2580 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_V2_GENERAL_TX_OFST 16
2581 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_V2_GENERAL_TX_LEN 4
2582 /* Uncorrected error on non-PTP receive timestamps in NIC clock format */
2583 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_V2_GENERAL_RX_OFST 20
2584 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_V2_GENERAL_RX_LEN 4
2585
2586 /* MC_CMD_PTP_OUT_MANFTEST_PPS msgresponse */
2587 #define MC_CMD_PTP_OUT_MANFTEST_PPS_LEN 4
2588 /* Results of testing */
2589 #define MC_CMD_PTP_OUT_MANFTEST_PPS_TEST_RESULT_OFST 0
2590 #define MC_CMD_PTP_OUT_MANFTEST_PPS_TEST_RESULT_LEN 4
2591 /*            Enum values, see field(s): */
2592 /*               MC_CMD_PTP_OUT_MANFTEST_BASIC/TEST_RESULT */
2593
2594 /* MC_CMD_PTP_OUT_SET_SYNC_STATUS msgresponse */
2595 #define MC_CMD_PTP_OUT_SET_SYNC_STATUS_LEN 0
2596
2597
2598 /***********************************/
2599 /* MC_CMD_CSR_READ32
2600  * Read 32bit words from the indirect memory map.
2601  */
2602 #define MC_CMD_CSR_READ32 0xc
2603 #undef  MC_CMD_0xc_PRIVILEGE_CTG
2604
2605 #define MC_CMD_0xc_PRIVILEGE_CTG SRIOV_CTG_INSECURE
2606
2607 /* MC_CMD_CSR_READ32_IN msgrequest */
2608 #define MC_CMD_CSR_READ32_IN_LEN 12
2609 /* Address */
2610 #define MC_CMD_CSR_READ32_IN_ADDR_OFST 0
2611 #define MC_CMD_CSR_READ32_IN_ADDR_LEN 4
2612 #define MC_CMD_CSR_READ32_IN_STEP_OFST 4
2613 #define MC_CMD_CSR_READ32_IN_STEP_LEN 4
2614 #define MC_CMD_CSR_READ32_IN_NUMWORDS_OFST 8
2615 #define MC_CMD_CSR_READ32_IN_NUMWORDS_LEN 4
2616
2617 /* MC_CMD_CSR_READ32_OUT msgresponse */
2618 #define MC_CMD_CSR_READ32_OUT_LENMIN 4
2619 #define MC_CMD_CSR_READ32_OUT_LENMAX 252
2620 #define MC_CMD_CSR_READ32_OUT_LENMAX_MCDI2 1020
2621 #define MC_CMD_CSR_READ32_OUT_LEN(num) (0+4*(num))
2622 #define MC_CMD_CSR_READ32_OUT_BUFFER_NUM(len) (((len)-0)/4)
2623 /* The last dword is the status, not a value read */
2624 #define MC_CMD_CSR_READ32_OUT_BUFFER_OFST 0
2625 #define MC_CMD_CSR_READ32_OUT_BUFFER_LEN 4
2626 #define MC_CMD_CSR_READ32_OUT_BUFFER_MINNUM 1
2627 #define MC_CMD_CSR_READ32_OUT_BUFFER_MAXNUM 63
2628 #define MC_CMD_CSR_READ32_OUT_BUFFER_MAXNUM_MCDI2 255
2629
2630
2631 /***********************************/
2632 /* MC_CMD_CSR_WRITE32
2633  * Write 32bit dwords to the indirect memory map.
2634  */
2635 #define MC_CMD_CSR_WRITE32 0xd
2636 #undef  MC_CMD_0xd_PRIVILEGE_CTG
2637
2638 #define MC_CMD_0xd_PRIVILEGE_CTG SRIOV_CTG_INSECURE
2639
2640 /* MC_CMD_CSR_WRITE32_IN msgrequest */
2641 #define MC_CMD_CSR_WRITE32_IN_LENMIN 12
2642 #define MC_CMD_CSR_WRITE32_IN_LENMAX 252
2643 #define MC_CMD_CSR_WRITE32_IN_LENMAX_MCDI2 1020
2644 #define MC_CMD_CSR_WRITE32_IN_LEN(num) (8+4*(num))
2645 #define MC_CMD_CSR_WRITE32_IN_BUFFER_NUM(len) (((len)-8)/4)
2646 /* Address */
2647 #define MC_CMD_CSR_WRITE32_IN_ADDR_OFST 0
2648 #define MC_CMD_CSR_WRITE32_IN_ADDR_LEN 4
2649 #define MC_CMD_CSR_WRITE32_IN_STEP_OFST 4
2650 #define MC_CMD_CSR_WRITE32_IN_STEP_LEN 4
2651 #define MC_CMD_CSR_WRITE32_IN_BUFFER_OFST 8
2652 #define MC_CMD_CSR_WRITE32_IN_BUFFER_LEN 4
2653 #define MC_CMD_CSR_WRITE32_IN_BUFFER_MINNUM 1
2654 #define MC_CMD_CSR_WRITE32_IN_BUFFER_MAXNUM 61
2655 #define MC_CMD_CSR_WRITE32_IN_BUFFER_MAXNUM_MCDI2 253
2656
2657 /* MC_CMD_CSR_WRITE32_OUT msgresponse */
2658 #define MC_CMD_CSR_WRITE32_OUT_LEN 4
2659 #define MC_CMD_CSR_WRITE32_OUT_STATUS_OFST 0
2660 #define MC_CMD_CSR_WRITE32_OUT_STATUS_LEN 4
2661
2662
2663 /***********************************/
2664 /* MC_CMD_HP
2665  * These commands are used for HP related features. They are grouped under one
2666  * MCDI command to avoid creating too many MCDI commands.
2667  */
2668 #define MC_CMD_HP 0x54
2669 #undef  MC_CMD_0x54_PRIVILEGE_CTG
2670
2671 #define MC_CMD_0x54_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
2672
2673 /* MC_CMD_HP_IN msgrequest */
2674 #define MC_CMD_HP_IN_LEN 16
2675 /* HP OCSD sub-command. When address is not NULL, request activation of OCSD at
2676  * the specified address with the specified interval.When address is NULL,
2677  * INTERVAL is interpreted as a command: 0: stop OCSD / 1: Report OCSD current
2678  * state / 2: (debug) Show temperature reported by one of the supported
2679  * sensors.
2680  */
2681 #define MC_CMD_HP_IN_SUBCMD_OFST 0
2682 #define MC_CMD_HP_IN_SUBCMD_LEN 4
2683 /* enum: OCSD (Option Card Sensor Data) sub-command. */
2684 #define MC_CMD_HP_IN_OCSD_SUBCMD 0x0
2685 /* enum: Last known valid HP sub-command. */
2686 #define MC_CMD_HP_IN_LAST_SUBCMD 0x0
2687 /* The address to the array of sensor fields. (Or NULL to use a sub-command.)
2688  */
2689 #define MC_CMD_HP_IN_OCSD_ADDR_OFST 4
2690 #define MC_CMD_HP_IN_OCSD_ADDR_LEN 8
2691 #define MC_CMD_HP_IN_OCSD_ADDR_LO_OFST 4
2692 #define MC_CMD_HP_IN_OCSD_ADDR_HI_OFST 8
2693 /* The requested update interval, in seconds. (Or the sub-command if ADDR is
2694  * NULL.)
2695  */
2696 #define MC_CMD_HP_IN_OCSD_INTERVAL_OFST 12
2697 #define MC_CMD_HP_IN_OCSD_INTERVAL_LEN 4
2698
2699 /* MC_CMD_HP_OUT msgresponse */
2700 #define MC_CMD_HP_OUT_LEN 4
2701 #define MC_CMD_HP_OUT_OCSD_STATUS_OFST 0
2702 #define MC_CMD_HP_OUT_OCSD_STATUS_LEN 4
2703 /* enum: OCSD stopped for this card. */
2704 #define MC_CMD_HP_OUT_OCSD_STOPPED 0x1
2705 /* enum: OCSD was successfully started with the address provided. */
2706 #define MC_CMD_HP_OUT_OCSD_STARTED 0x2
2707 /* enum: OCSD was already started for this card. */
2708 #define MC_CMD_HP_OUT_OCSD_ALREADY_STARTED 0x3
2709
2710
2711 /***********************************/
2712 /* MC_CMD_STACKINFO
2713  * Get stack information.
2714  */
2715 #define MC_CMD_STACKINFO 0xf
2716 #undef  MC_CMD_0xf_PRIVILEGE_CTG
2717
2718 #define MC_CMD_0xf_PRIVILEGE_CTG SRIOV_CTG_ADMIN
2719
2720 /* MC_CMD_STACKINFO_IN msgrequest */
2721 #define MC_CMD_STACKINFO_IN_LEN 0
2722
2723 /* MC_CMD_STACKINFO_OUT msgresponse */
2724 #define MC_CMD_STACKINFO_OUT_LENMIN 12
2725 #define MC_CMD_STACKINFO_OUT_LENMAX 252
2726 #define MC_CMD_STACKINFO_OUT_LENMAX_MCDI2 1020
2727 #define MC_CMD_STACKINFO_OUT_LEN(num) (0+12*(num))
2728 #define MC_CMD_STACKINFO_OUT_THREAD_INFO_NUM(len) (((len)-0)/12)
2729 /* (thread ptr, stack size, free space) for each thread in system */
2730 #define MC_CMD_STACKINFO_OUT_THREAD_INFO_OFST 0
2731 #define MC_CMD_STACKINFO_OUT_THREAD_INFO_LEN 12
2732 #define MC_CMD_STACKINFO_OUT_THREAD_INFO_MINNUM 1
2733 #define MC_CMD_STACKINFO_OUT_THREAD_INFO_MAXNUM 21
2734 #define MC_CMD_STACKINFO_OUT_THREAD_INFO_MAXNUM_MCDI2 85
2735
2736
2737 /***********************************/
2738 /* MC_CMD_MDIO_READ
2739  * MDIO register read.
2740  */
2741 #define MC_CMD_MDIO_READ 0x10
2742 #undef  MC_CMD_0x10_PRIVILEGE_CTG
2743
2744 #define MC_CMD_0x10_PRIVILEGE_CTG SRIOV_CTG_GENERAL
2745
2746 /* MC_CMD_MDIO_READ_IN msgrequest */
2747 #define MC_CMD_MDIO_READ_IN_LEN 16
2748 /* Bus number; there are two MDIO buses: one for the internal PHY, and one for
2749  * external devices.
2750  */
2751 #define MC_CMD_MDIO_READ_IN_BUS_OFST 0
2752 #define MC_CMD_MDIO_READ_IN_BUS_LEN 4
2753 /* enum: Internal. */
2754 #define MC_CMD_MDIO_BUS_INTERNAL 0x0
2755 /* enum: External. */
2756 #define MC_CMD_MDIO_BUS_EXTERNAL 0x1
2757 /* Port address */
2758 #define MC_CMD_MDIO_READ_IN_PRTAD_OFST 4
2759 #define MC_CMD_MDIO_READ_IN_PRTAD_LEN 4
2760 /* Device Address or clause 22. */
2761 #define MC_CMD_MDIO_READ_IN_DEVAD_OFST 8
2762 #define MC_CMD_MDIO_READ_IN_DEVAD_LEN 4
2763 /* enum: By default all the MCDI MDIO operations perform clause45 mode. If you
2764  * want to use clause22 then set DEVAD = MC_CMD_MDIO_CLAUSE22.
2765  */
2766 #define MC_CMD_MDIO_CLAUSE22 0x20
2767 /* Address */
2768 #define MC_CMD_MDIO_READ_IN_ADDR_OFST 12
2769 #define MC_CMD_MDIO_READ_IN_ADDR_LEN 4
2770
2771 /* MC_CMD_MDIO_READ_OUT msgresponse */
2772 #define MC_CMD_MDIO_READ_OUT_LEN 8
2773 /* Value */
2774 #define MC_CMD_MDIO_READ_OUT_VALUE_OFST 0
2775 #define MC_CMD_MDIO_READ_OUT_VALUE_LEN 4
2776 /* Status the MDIO commands return the raw status bits from the MDIO block. A
2777  * "good" transaction should have the DONE bit set and all other bits clear.
2778  */
2779 #define MC_CMD_MDIO_READ_OUT_STATUS_OFST 4
2780 #define MC_CMD_MDIO_READ_OUT_STATUS_LEN 4
2781 /* enum: Good. */
2782 #define MC_CMD_MDIO_STATUS_GOOD 0x8
2783
2784
2785 /***********************************/
2786 /* MC_CMD_MDIO_WRITE
2787  * MDIO register write.
2788  */
2789 #define MC_CMD_MDIO_WRITE 0x11
2790 #undef  MC_CMD_0x11_PRIVILEGE_CTG
2791
2792 #define MC_CMD_0x11_PRIVILEGE_CTG SRIOV_CTG_ADMIN
2793
2794 /* MC_CMD_MDIO_WRITE_IN msgrequest */
2795 #define MC_CMD_MDIO_WRITE_IN_LEN 20
2796 /* Bus number; there are two MDIO buses: one for the internal PHY, and one for
2797  * external devices.
2798  */
2799 #define MC_CMD_MDIO_WRITE_IN_BUS_OFST 0
2800 #define MC_CMD_MDIO_WRITE_IN_BUS_LEN 4
2801 /* enum: Internal. */
2802 /*               MC_CMD_MDIO_BUS_INTERNAL 0x0 */
2803 /* enum: External. */
2804 /*               MC_CMD_MDIO_BUS_EXTERNAL 0x1 */
2805 /* Port address */
2806 #define MC_CMD_MDIO_WRITE_IN_PRTAD_OFST 4
2807 #define MC_CMD_MDIO_WRITE_IN_PRTAD_LEN 4
2808 /* Device Address or clause 22. */
2809 #define MC_CMD_MDIO_WRITE_IN_DEVAD_OFST 8
2810 #define MC_CMD_MDIO_WRITE_IN_DEVAD_LEN 4
2811 /* enum: By default all the MCDI MDIO operations perform clause45 mode. If you
2812  * want to use clause22 then set DEVAD = MC_CMD_MDIO_CLAUSE22.
2813  */
2814 /*               MC_CMD_MDIO_CLAUSE22 0x20 */
2815 /* Address */
2816 #define MC_CMD_MDIO_WRITE_IN_ADDR_OFST 12
2817 #define MC_CMD_MDIO_WRITE_IN_ADDR_LEN 4
2818 /* Value */
2819 #define MC_CMD_MDIO_WRITE_IN_VALUE_OFST 16
2820 #define MC_CMD_MDIO_WRITE_IN_VALUE_LEN 4
2821
2822 /* MC_CMD_MDIO_WRITE_OUT msgresponse */
2823 #define MC_CMD_MDIO_WRITE_OUT_LEN 4
2824 /* Status; the MDIO commands return the raw status bits from the MDIO block. A
2825  * "good" transaction should have the DONE bit set and all other bits clear.
2826  */
2827 #define MC_CMD_MDIO_WRITE_OUT_STATUS_OFST 0
2828 #define MC_CMD_MDIO_WRITE_OUT_STATUS_LEN 4
2829 /* enum: Good. */
2830 /*               MC_CMD_MDIO_STATUS_GOOD 0x8 */
2831
2832
2833 /***********************************/
2834 /* MC_CMD_DBI_WRITE
2835  * Write DBI register(s).
2836  */
2837 #define MC_CMD_DBI_WRITE 0x12
2838 #undef  MC_CMD_0x12_PRIVILEGE_CTG
2839
2840 #define MC_CMD_0x12_PRIVILEGE_CTG SRIOV_CTG_INSECURE
2841
2842 /* MC_CMD_DBI_WRITE_IN msgrequest */
2843 #define MC_CMD_DBI_WRITE_IN_LENMIN 12
2844 #define MC_CMD_DBI_WRITE_IN_LENMAX 252
2845 #define MC_CMD_DBI_WRITE_IN_LENMAX_MCDI2 1020
2846 #define MC_CMD_DBI_WRITE_IN_LEN(num) (0+12*(num))
2847 #define MC_CMD_DBI_WRITE_IN_DBIWROP_NUM(len) (((len)-0)/12)
2848 /* Each write op consists of an address (offset 0), byte enable/VF/CS2 (offset
2849  * 32) and value (offset 64). See MC_CMD_DBIWROP_TYPEDEF.
2850  */
2851 #define MC_CMD_DBI_WRITE_IN_DBIWROP_OFST 0
2852 #define MC_CMD_DBI_WRITE_IN_DBIWROP_LEN 12
2853 #define MC_CMD_DBI_WRITE_IN_DBIWROP_MINNUM 1
2854 #define MC_CMD_DBI_WRITE_IN_DBIWROP_MAXNUM 21
2855 #define MC_CMD_DBI_WRITE_IN_DBIWROP_MAXNUM_MCDI2 85
2856
2857 /* MC_CMD_DBI_WRITE_OUT msgresponse */
2858 #define MC_CMD_DBI_WRITE_OUT_LEN 0
2859
2860 /* MC_CMD_DBIWROP_TYPEDEF structuredef */
2861 #define MC_CMD_DBIWROP_TYPEDEF_LEN 12
2862 #define MC_CMD_DBIWROP_TYPEDEF_ADDRESS_OFST 0
2863 #define MC_CMD_DBIWROP_TYPEDEF_ADDRESS_LEN 4
2864 #define MC_CMD_DBIWROP_TYPEDEF_ADDRESS_LBN 0
2865 #define MC_CMD_DBIWROP_TYPEDEF_ADDRESS_WIDTH 32
2866 #define MC_CMD_DBIWROP_TYPEDEF_PARMS_OFST 4
2867 #define MC_CMD_DBIWROP_TYPEDEF_PARMS_LEN 4
2868 #define MC_CMD_DBIWROP_TYPEDEF_VF_NUM_OFST 4
2869 #define MC_CMD_DBIWROP_TYPEDEF_VF_NUM_LBN 16
2870 #define MC_CMD_DBIWROP_TYPEDEF_VF_NUM_WIDTH 16
2871 #define MC_CMD_DBIWROP_TYPEDEF_VF_ACTIVE_OFST 4
2872 #define MC_CMD_DBIWROP_TYPEDEF_VF_ACTIVE_LBN 15
2873 #define MC_CMD_DBIWROP_TYPEDEF_VF_ACTIVE_WIDTH 1
2874 #define MC_CMD_DBIWROP_TYPEDEF_CS2_OFST 4
2875 #define MC_CMD_DBIWROP_TYPEDEF_CS2_LBN 14
2876 #define MC_CMD_DBIWROP_TYPEDEF_CS2_WIDTH 1
2877 #define MC_CMD_DBIWROP_TYPEDEF_PARMS_LBN 32
2878 #define MC_CMD_DBIWROP_TYPEDEF_PARMS_WIDTH 32
2879 #define MC_CMD_DBIWROP_TYPEDEF_VALUE_OFST 8
2880 #define MC_CMD_DBIWROP_TYPEDEF_VALUE_LEN 4
2881 #define MC_CMD_DBIWROP_TYPEDEF_VALUE_LBN 64
2882 #define MC_CMD_DBIWROP_TYPEDEF_VALUE_WIDTH 32
2883
2884
2885 /***********************************/
2886 /* MC_CMD_PORT_READ32
2887  * Read a 32-bit register from the indirect port register map. The port to
2888  * access is implied by the Shared memory channel used.
2889  */
2890 #define MC_CMD_PORT_READ32 0x14
2891
2892 /* MC_CMD_PORT_READ32_IN msgrequest */
2893 #define MC_CMD_PORT_READ32_IN_LEN 4
2894 /* Address */
2895 #define MC_CMD_PORT_READ32_IN_ADDR_OFST 0
2896 #define MC_CMD_PORT_READ32_IN_ADDR_LEN 4
2897
2898 /* MC_CMD_PORT_READ32_OUT msgresponse */
2899 #define MC_CMD_PORT_READ32_OUT_LEN 8
2900 /* Value */
2901 #define MC_CMD_PORT_READ32_OUT_VALUE_OFST 0
2902 #define MC_CMD_PORT_READ32_OUT_VALUE_LEN 4
2903 /* Status */
2904 #define MC_CMD_PORT_READ32_OUT_STATUS_OFST 4
2905 #define MC_CMD_PORT_READ32_OUT_STATUS_LEN 4
2906
2907
2908 /***********************************/
2909 /* MC_CMD_PORT_WRITE32
2910  * Write a 32-bit register to the indirect port register map. The port to
2911  * access is implied by the Shared memory channel used.
2912  */
2913 #define MC_CMD_PORT_WRITE32 0x15
2914
2915 /* MC_CMD_PORT_WRITE32_IN msgrequest */
2916 #define MC_CMD_PORT_WRITE32_IN_LEN 8
2917 /* Address */
2918 #define MC_CMD_PORT_WRITE32_IN_ADDR_OFST 0
2919 #define MC_CMD_PORT_WRITE32_IN_ADDR_LEN 4
2920 /* Value */
2921 #define MC_CMD_PORT_WRITE32_IN_VALUE_OFST 4
2922 #define MC_CMD_PORT_WRITE32_IN_VALUE_LEN 4
2923
2924 /* MC_CMD_PORT_WRITE32_OUT msgresponse */
2925 #define MC_CMD_PORT_WRITE32_OUT_LEN 4
2926 /* Status */
2927 #define MC_CMD_PORT_WRITE32_OUT_STATUS_OFST 0
2928 #define MC_CMD_PORT_WRITE32_OUT_STATUS_LEN 4
2929
2930
2931 /***********************************/
2932 /* MC_CMD_PORT_READ128
2933  * Read a 128-bit register from the indirect port register map. The port to
2934  * access is implied by the Shared memory channel used.
2935  */
2936 #define MC_CMD_PORT_READ128 0x16
2937
2938 /* MC_CMD_PORT_READ128_IN msgrequest */
2939 #define MC_CMD_PORT_READ128_IN_LEN 4
2940 /* Address */
2941 #define MC_CMD_PORT_READ128_IN_ADDR_OFST 0
2942 #define MC_CMD_PORT_READ128_IN_ADDR_LEN 4
2943
2944 /* MC_CMD_PORT_READ128_OUT msgresponse */
2945 #define MC_CMD_PORT_READ128_OUT_LEN 20
2946 /* Value */
2947 #define MC_CMD_PORT_READ128_OUT_VALUE_OFST 0
2948 #define MC_CMD_PORT_READ128_OUT_VALUE_LEN 16
2949 /* Status */
2950 #define MC_CMD_PORT_READ128_OUT_STATUS_OFST 16
2951 #define MC_CMD_PORT_READ128_OUT_STATUS_LEN 4
2952
2953
2954 /***********************************/
2955 /* MC_CMD_PORT_WRITE128
2956  * Write a 128-bit register to the indirect port register map. The port to
2957  * access is implied by the Shared memory channel used.
2958  */
2959 #define MC_CMD_PORT_WRITE128 0x17
2960
2961 /* MC_CMD_PORT_WRITE128_IN msgrequest */
2962 #define MC_CMD_PORT_WRITE128_IN_LEN 20
2963 /* Address */
2964 #define MC_CMD_PORT_WRITE128_IN_ADDR_OFST 0
2965 #define MC_CMD_PORT_WRITE128_IN_ADDR_LEN 4
2966 /* Value */
2967 #define MC_CMD_PORT_WRITE128_IN_VALUE_OFST 4
2968 #define MC_CMD_PORT_WRITE128_IN_VALUE_LEN 16
2969
2970 /* MC_CMD_PORT_WRITE128_OUT msgresponse */
2971 #define MC_CMD_PORT_WRITE128_OUT_LEN 4
2972 /* Status */
2973 #define MC_CMD_PORT_WRITE128_OUT_STATUS_OFST 0
2974 #define MC_CMD_PORT_WRITE128_OUT_STATUS_LEN 4
2975
2976 /* MC_CMD_CAPABILITIES structuredef */
2977 #define MC_CMD_CAPABILITIES_LEN 4
2978 /* Small buf table. */
2979 #define MC_CMD_CAPABILITIES_SMALL_BUF_TBL_LBN 0
2980 #define MC_CMD_CAPABILITIES_SMALL_BUF_TBL_WIDTH 1
2981 /* Turbo mode (for Maranello). */
2982 #define MC_CMD_CAPABILITIES_TURBO_LBN 1
2983 #define MC_CMD_CAPABILITIES_TURBO_WIDTH 1
2984 /* Turbo mode active (for Maranello). */
2985 #define MC_CMD_CAPABILITIES_TURBO_ACTIVE_LBN 2
2986 #define MC_CMD_CAPABILITIES_TURBO_ACTIVE_WIDTH 1
2987 /* PTP offload. */
2988 #define MC_CMD_CAPABILITIES_PTP_LBN 3
2989 #define MC_CMD_CAPABILITIES_PTP_WIDTH 1
2990 /* AOE mode. */
2991 #define MC_CMD_CAPABILITIES_AOE_LBN 4
2992 #define MC_CMD_CAPABILITIES_AOE_WIDTH 1
2993 /* AOE mode active. */
2994 #define MC_CMD_CAPABILITIES_AOE_ACTIVE_LBN 5
2995 #define MC_CMD_CAPABILITIES_AOE_ACTIVE_WIDTH 1
2996 /* AOE mode active. */
2997 #define MC_CMD_CAPABILITIES_FC_ACTIVE_LBN 6
2998 #define MC_CMD_CAPABILITIES_FC_ACTIVE_WIDTH 1
2999 #define MC_CMD_CAPABILITIES_RESERVED_LBN 7
3000 #define MC_CMD_CAPABILITIES_RESERVED_WIDTH 25
3001
3002
3003 /***********************************/
3004 /* MC_CMD_GET_BOARD_CFG
3005  * Returns the MC firmware configuration structure.
3006  */
3007 #define MC_CMD_GET_BOARD_CFG 0x18
3008 #undef  MC_CMD_0x18_PRIVILEGE_CTG
3009
3010 #define MC_CMD_0x18_PRIVILEGE_CTG SRIOV_CTG_GENERAL
3011
3012 /* MC_CMD_GET_BOARD_CFG_IN msgrequest */
3013 #define MC_CMD_GET_BOARD_CFG_IN_LEN 0
3014
3015 /* MC_CMD_GET_BOARD_CFG_OUT msgresponse */
3016 #define MC_CMD_GET_BOARD_CFG_OUT_LENMIN 96
3017 #define MC_CMD_GET_BOARD_CFG_OUT_LENMAX 136
3018 #define MC_CMD_GET_BOARD_CFG_OUT_LENMAX_MCDI2 136
3019 #define MC_CMD_GET_BOARD_CFG_OUT_LEN(num) (72+2*(num))
3020 #define MC_CMD_GET_BOARD_CFG_OUT_FW_SUBTYPE_LIST_NUM(len) (((len)-72)/2)
3021 #define MC_CMD_GET_BOARD_CFG_OUT_BOARD_TYPE_OFST 0
3022 #define MC_CMD_GET_BOARD_CFG_OUT_BOARD_TYPE_LEN 4
3023 #define MC_CMD_GET_BOARD_CFG_OUT_BOARD_NAME_OFST 4
3024 #define MC_CMD_GET_BOARD_CFG_OUT_BOARD_NAME_LEN 32
3025 /* Capabilities for Siena Port0 (see struct MC_CMD_CAPABILITIES). Unused on
3026  * EF10 and later (use MC_CMD_GET_CAPABILITIES).
3027  */
3028 #define MC_CMD_GET_BOARD_CFG_OUT_CAPABILITIES_PORT0_OFST 36
3029 #define MC_CMD_GET_BOARD_CFG_OUT_CAPABILITIES_PORT0_LEN 4
3030 /* Capabilities for Siena Port1 (see struct MC_CMD_CAPABILITIES). Unused on
3031  * EF10 and later (use MC_CMD_GET_CAPABILITIES).
3032  */
3033 #define MC_CMD_GET_BOARD_CFG_OUT_CAPABILITIES_PORT1_OFST 40
3034 #define MC_CMD_GET_BOARD_CFG_OUT_CAPABILITIES_PORT1_LEN 4
3035 /* Base MAC address for Siena Port0. Unused on EF10 and later (use
3036  * MC_CMD_GET_MAC_ADDRESSES).
3037  */
3038 #define MC_CMD_GET_BOARD_CFG_OUT_MAC_ADDR_BASE_PORT0_OFST 44
3039 #define MC_CMD_GET_BOARD_CFG_OUT_MAC_ADDR_BASE_PORT0_LEN 6
3040 /* Base MAC address for Siena Port1. Unused on EF10 and later (use
3041  * MC_CMD_GET_MAC_ADDRESSES).
3042  */
3043 #define MC_CMD_GET_BOARD_CFG_OUT_MAC_ADDR_BASE_PORT1_OFST 50
3044 #define MC_CMD_GET_BOARD_CFG_OUT_MAC_ADDR_BASE_PORT1_LEN 6
3045 /* Size of MAC address pool for Siena Port0. Unused on EF10 and later (use
3046  * MC_CMD_GET_MAC_ADDRESSES).
3047  */
3048 #define MC_CMD_GET_BOARD_CFG_OUT_MAC_COUNT_PORT0_OFST 56
3049 #define MC_CMD_GET_BOARD_CFG_OUT_MAC_COUNT_PORT0_LEN 4
3050 /* Size of MAC address pool for Siena Port1. Unused on EF10 and later (use
3051  * MC_CMD_GET_MAC_ADDRESSES).
3052  */
3053 #define MC_CMD_GET_BOARD_CFG_OUT_MAC_COUNT_PORT1_OFST 60
3054 #define MC_CMD_GET_BOARD_CFG_OUT_MAC_COUNT_PORT1_LEN 4
3055 /* Increment between addresses in MAC address pool for Siena Port0. Unused on
3056  * EF10 and later (use MC_CMD_GET_MAC_ADDRESSES).
3057  */
3058 #define MC_CMD_GET_BOARD_CFG_OUT_MAC_STRIDE_PORT0_OFST 64
3059 #define MC_CMD_GET_BOARD_CFG_OUT_MAC_STRIDE_PORT0_LEN 4
3060 /* Increment between addresses in MAC address pool for Siena Port1. Unused on
3061  * EF10 and later (use MC_CMD_GET_MAC_ADDRESSES).
3062  */
3063 #define MC_CMD_GET_BOARD_CFG_OUT_MAC_STRIDE_PORT1_OFST 68
3064 #define MC_CMD_GET_BOARD_CFG_OUT_MAC_STRIDE_PORT1_LEN 4
3065 /* Siena only. This field contains a 16-bit value for each of the types of
3066  * NVRAM area. The values are defined in the firmware/mc/platform/.c file for a
3067  * specific board type, but otherwise have no meaning to the MC; they are used
3068  * by the driver to manage selection of appropriate firmware updates. Unused on
3069  * EF10 and later (use MC_CMD_NVRAM_METADATA).
3070  */
3071 #define MC_CMD_GET_BOARD_CFG_OUT_FW_SUBTYPE_LIST_OFST 72
3072 #define MC_CMD_GET_BOARD_CFG_OUT_FW_SUBTYPE_LIST_LEN 2
3073 #define MC_CMD_GET_BOARD_CFG_OUT_FW_SUBTYPE_LIST_MINNUM 12
3074 #define MC_CMD_GET_BOARD_CFG_OUT_FW_SUBTYPE_LIST_MAXNUM 32
3075 #define MC_CMD_GET_BOARD_CFG_OUT_FW_SUBTYPE_LIST_MAXNUM_MCDI2 32
3076
3077
3078 /***********************************/
3079 /* MC_CMD_DBI_READX
3080  * Read DBI register(s) -- extended functionality
3081  */
3082 #define MC_CMD_DBI_READX 0x19
3083 #undef  MC_CMD_0x19_PRIVILEGE_CTG
3084
3085 #define MC_CMD_0x19_PRIVILEGE_CTG SRIOV_CTG_INSECURE
3086
3087 /* MC_CMD_DBI_READX_IN msgrequest */
3088 #define MC_CMD_DBI_READX_IN_LENMIN 8
3089 #define MC_CMD_DBI_READX_IN_LENMAX 248
3090 #define MC_CMD_DBI_READX_IN_LENMAX_MCDI2 1016
3091 #define MC_CMD_DBI_READX_IN_LEN(num) (0+8*(num))
3092 #define MC_CMD_DBI_READX_IN_DBIRDOP_NUM(len) (((len)-0)/8)
3093 /* Each Read op consists of an address (offset 0), VF/CS2) */
3094 #define MC_CMD_DBI_READX_IN_DBIRDOP_OFST 0
3095 #define MC_CMD_DBI_READX_IN_DBIRDOP_LEN 8
3096 #define MC_CMD_DBI_READX_IN_DBIRDOP_LO_OFST 0
3097 #define MC_CMD_DBI_READX_IN_DBIRDOP_HI_OFST 4
3098 #define MC_CMD_DBI_READX_IN_DBIRDOP_MINNUM 1
3099 #define MC_CMD_DBI_READX_IN_DBIRDOP_MAXNUM 31
3100 #define MC_CMD_DBI_READX_IN_DBIRDOP_MAXNUM_MCDI2 127
3101
3102 /* MC_CMD_DBI_READX_OUT msgresponse */
3103 #define MC_CMD_DBI_READX_OUT_LENMIN 4
3104 #define MC_CMD_DBI_READX_OUT_LENMAX 252
3105 #define MC_CMD_DBI_READX_OUT_LENMAX_MCDI2 1020
3106 #define MC_CMD_DBI_READX_OUT_LEN(num) (0+4*(num))
3107 #define MC_CMD_DBI_READX_OUT_VALUE_NUM(len) (((len)-0)/4)
3108 /* Value */
3109 #define MC_CMD_DBI_READX_OUT_VALUE_OFST 0
3110 #define MC_CMD_DBI_READX_OUT_VALUE_LEN 4
3111 #define MC_CMD_DBI_READX_OUT_VALUE_MINNUM 1
3112 #define MC_CMD_DBI_READX_OUT_VALUE_MAXNUM 63
3113 #define MC_CMD_DBI_READX_OUT_VALUE_MAXNUM_MCDI2 255
3114
3115 /* MC_CMD_DBIRDOP_TYPEDEF structuredef */
3116 #define MC_CMD_DBIRDOP_TYPEDEF_LEN 8
3117 #define MC_CMD_DBIRDOP_TYPEDEF_ADDRESS_OFST 0
3118 #define MC_CMD_DBIRDOP_TYPEDEF_ADDRESS_LEN 4
3119 #define MC_CMD_DBIRDOP_TYPEDEF_ADDRESS_LBN 0
3120 #define MC_CMD_DBIRDOP_TYPEDEF_ADDRESS_WIDTH 32
3121 #define MC_CMD_DBIRDOP_TYPEDEF_PARMS_OFST 4
3122 #define MC_CMD_DBIRDOP_TYPEDEF_PARMS_LEN 4
3123 #define MC_CMD_DBIRDOP_TYPEDEF_VF_NUM_OFST 4
3124 #define MC_CMD_DBIRDOP_TYPEDEF_VF_NUM_LBN 16
3125 #define MC_CMD_DBIRDOP_TYPEDEF_VF_NUM_WIDTH 16
3126 #define MC_CMD_DBIRDOP_TYPEDEF_VF_ACTIVE_OFST 4
3127 #define MC_CMD_DBIRDOP_TYPEDEF_VF_ACTIVE_LBN 15
3128 #define MC_CMD_DBIRDOP_TYPEDEF_VF_ACTIVE_WIDTH 1
3129 #define MC_CMD_DBIRDOP_TYPEDEF_CS2_OFST 4
3130 #define MC_CMD_DBIRDOP_TYPEDEF_CS2_LBN 14
3131 #define MC_CMD_DBIRDOP_TYPEDEF_CS2_WIDTH 1
3132 #define MC_CMD_DBIRDOP_TYPEDEF_PARMS_LBN 32
3133 #define MC_CMD_DBIRDOP_TYPEDEF_PARMS_WIDTH 32
3134
3135
3136 /***********************************/
3137 /* MC_CMD_SET_RAND_SEED
3138  * Set the 16byte seed for the MC pseudo-random generator.
3139  */
3140 #define MC_CMD_SET_RAND_SEED 0x1a
3141 #undef  MC_CMD_0x1a_PRIVILEGE_CTG
3142
3143 #define MC_CMD_0x1a_PRIVILEGE_CTG SRIOV_CTG_INSECURE
3144
3145 /* MC_CMD_SET_RAND_SEED_IN msgrequest */
3146 #define MC_CMD_SET_RAND_SEED_IN_LEN 16
3147 /* Seed value. */
3148 #define MC_CMD_SET_RAND_SEED_IN_SEED_OFST 0
3149 #define MC_CMD_SET_RAND_SEED_IN_SEED_LEN 16
3150
3151 /* MC_CMD_SET_RAND_SEED_OUT msgresponse */
3152 #define MC_CMD_SET_RAND_SEED_OUT_LEN 0
3153
3154
3155 /***********************************/
3156 /* MC_CMD_LTSSM_HIST
3157  * Retrieve the history of the LTSSM, if the build supports it.
3158  */
3159 #define MC_CMD_LTSSM_HIST 0x1b
3160
3161 /* MC_CMD_LTSSM_HIST_IN msgrequest */
3162 #define MC_CMD_LTSSM_HIST_IN_LEN 0
3163
3164 /* MC_CMD_LTSSM_HIST_OUT msgresponse */
3165 #define MC_CMD_LTSSM_HIST_OUT_LENMIN 0
3166 #define MC_CMD_LTSSM_HIST_OUT_LENMAX 252
3167 #define MC_CMD_LTSSM_HIST_OUT_LENMAX_MCDI2 1020
3168 #define MC_CMD_LTSSM_HIST_OUT_LEN(num) (0+4*(num))
3169 #define MC_CMD_LTSSM_HIST_OUT_DATA_NUM(len) (((len)-0)/4)
3170 /* variable number of LTSSM values, as bytes. The history is read-to-clear. */
3171 #define MC_CMD_LTSSM_HIST_OUT_DATA_OFST 0
3172 #define MC_CMD_LTSSM_HIST_OUT_DATA_LEN 4
3173 #define MC_CMD_LTSSM_HIST_OUT_DATA_MINNUM 0
3174 #define MC_CMD_LTSSM_HIST_OUT_DATA_MAXNUM 63
3175 #define MC_CMD_LTSSM_HIST_OUT_DATA_MAXNUM_MCDI2 255
3176
3177
3178 /***********************************/
3179 /* MC_CMD_DRV_ATTACH
3180  * Inform MCPU that this port is managed on the host (i.e. driver active). For
3181  * Huntington, also request the preferred datapath firmware to use if possible
3182  * (it may not be possible for this request to be fulfilled; the driver must
3183  * issue a subsequent MC_CMD_GET_CAPABILITIES command to determine which
3184  * features are actually available). The FIRMWARE_ID field is ignored by older
3185  * platforms.
3186  */
3187 #define MC_CMD_DRV_ATTACH 0x1c
3188 #undef  MC_CMD_0x1c_PRIVILEGE_CTG
3189
3190 #define MC_CMD_0x1c_PRIVILEGE_CTG SRIOV_CTG_GENERAL
3191
3192 /* MC_CMD_DRV_ATTACH_IN msgrequest */
3193 #define MC_CMD_DRV_ATTACH_IN_LEN 12
3194 /* new state to set if UPDATE=1 */
3195 #define MC_CMD_DRV_ATTACH_IN_NEW_STATE_OFST 0
3196 #define MC_CMD_DRV_ATTACH_IN_NEW_STATE_LEN 4
3197 #define MC_CMD_DRV_ATTACH_OFST 0
3198 #define MC_CMD_DRV_ATTACH_LBN 0
3199 #define MC_CMD_DRV_ATTACH_WIDTH 1
3200 #define MC_CMD_DRV_ATTACH_IN_ATTACH_OFST 0
3201 #define MC_CMD_DRV_ATTACH_IN_ATTACH_LBN 0
3202 #define MC_CMD_DRV_ATTACH_IN_ATTACH_WIDTH 1
3203 #define MC_CMD_DRV_PREBOOT_OFST 0
3204 #define MC_CMD_DRV_PREBOOT_LBN 1
3205 #define MC_CMD_DRV_PREBOOT_WIDTH 1
3206 #define MC_CMD_DRV_ATTACH_IN_PREBOOT_OFST 0
3207 #define MC_CMD_DRV_ATTACH_IN_PREBOOT_LBN 1
3208 #define MC_CMD_DRV_ATTACH_IN_PREBOOT_WIDTH 1
3209 #define MC_CMD_DRV_ATTACH_IN_SUBVARIANT_AWARE_OFST 0
3210 #define MC_CMD_DRV_ATTACH_IN_SUBVARIANT_AWARE_LBN 2
3211 #define MC_CMD_DRV_ATTACH_IN_SUBVARIANT_AWARE_WIDTH 1
3212 #define MC_CMD_DRV_ATTACH_IN_WANT_VI_SPREADING_OFST 0
3213 #define MC_CMD_DRV_ATTACH_IN_WANT_VI_SPREADING_LBN 3
3214 #define MC_CMD_DRV_ATTACH_IN_WANT_VI_SPREADING_WIDTH 1
3215 #define MC_CMD_DRV_ATTACH_IN_WANT_V2_LINKCHANGES_OFST 0
3216 #define MC_CMD_DRV_ATTACH_IN_WANT_V2_LINKCHANGES_LBN 4
3217 #define MC_CMD_DRV_ATTACH_IN_WANT_V2_LINKCHANGES_WIDTH 1
3218 #define MC_CMD_DRV_ATTACH_IN_WANT_RX_VI_SPREADING_INHIBIT_OFST 0
3219 #define MC_CMD_DRV_ATTACH_IN_WANT_RX_VI_SPREADING_INHIBIT_LBN 5
3220 #define MC_CMD_DRV_ATTACH_IN_WANT_RX_VI_SPREADING_INHIBIT_WIDTH 1
3221 #define MC_CMD_DRV_ATTACH_IN_WANT_TX_ONLY_SPREADING_OFST 0
3222 #define MC_CMD_DRV_ATTACH_IN_WANT_TX_ONLY_SPREADING_LBN 5
3223 #define MC_CMD_DRV_ATTACH_IN_WANT_TX_ONLY_SPREADING_WIDTH 1
3224 /* 1 to set new state, or 0 to just report the existing state */
3225 #define MC_CMD_DRV_ATTACH_IN_UPDATE_OFST 4
3226 #define MC_CMD_DRV_ATTACH_IN_UPDATE_LEN 4
3227 /* preferred datapath firmware (for Huntington; ignored for Siena) */
3228 #define MC_CMD_DRV_ATTACH_IN_FIRMWARE_ID_OFST 8
3229 #define MC_CMD_DRV_ATTACH_IN_FIRMWARE_ID_LEN 4
3230 /* enum: Prefer to use full featured firmware */
3231 #define MC_CMD_FW_FULL_FEATURED 0x0
3232 /* enum: Prefer to use firmware with fewer features but lower latency */
3233 #define MC_CMD_FW_LOW_LATENCY 0x1
3234 /* enum: Prefer to use firmware for SolarCapture packed stream mode */
3235 #define MC_CMD_FW_PACKED_STREAM 0x2
3236 /* enum: Prefer to use firmware with fewer features and simpler TX event
3237  * batching but higher TX packet rate
3238  */
3239 #define MC_CMD_FW_HIGH_TX_RATE 0x3
3240 /* enum: Reserved value */
3241 #define MC_CMD_FW_PACKED_STREAM_HASH_MODE_1 0x4
3242 /* enum: Prefer to use firmware with additional "rules engine" filtering
3243  * support
3244  */
3245 #define MC_CMD_FW_RULES_ENGINE 0x5
3246 /* enum: Prefer to use firmware with additional DPDK support */
3247 #define MC_CMD_FW_DPDK 0x6
3248 /* enum: Prefer to use "l3xudp" custom datapath firmware (see SF-119495-PD and
3249  * bug69716)
3250  */
3251 #define MC_CMD_FW_L3XUDP 0x7
3252 /* enum: Requests that the MC keep whatever datapath firmware is currently
3253  * running. It's used for test purposes, where we want to be able to shmboot
3254  * special test firmware variants. This option is only recognised in eftest
3255  * (i.e. non-production) builds.
3256  */
3257 #define MC_CMD_FW_KEEP_CURRENT_EFTEST_ONLY 0xfffffffe
3258 /* enum: Only this option is allowed for non-admin functions */
3259 #define MC_CMD_FW_DONT_CARE 0xffffffff
3260
3261 /* MC_CMD_DRV_ATTACH_IN_V2 msgrequest: Updated DRV_ATTACH to include driver
3262  * version
3263  */
3264 #define MC_CMD_DRV_ATTACH_IN_V2_LEN 32
3265 /* new state to set if UPDATE=1 */
3266 #define MC_CMD_DRV_ATTACH_IN_V2_NEW_STATE_OFST 0
3267 #define MC_CMD_DRV_ATTACH_IN_V2_NEW_STATE_LEN 4
3268 /*             MC_CMD_DRV_ATTACH_OFST 0 */
3269 /*             MC_CMD_DRV_ATTACH_LBN 0 */
3270 /*             MC_CMD_DRV_ATTACH_WIDTH 1 */
3271 #define MC_CMD_DRV_ATTACH_IN_V2_ATTACH_OFST 0
3272 #define MC_CMD_DRV_ATTACH_IN_V2_ATTACH_LBN 0
3273 #define MC_CMD_DRV_ATTACH_IN_V2_ATTACH_WIDTH 1
3274 /*             MC_CMD_DRV_PREBOOT_OFST 0 */
3275 /*             MC_CMD_DRV_PREBOOT_LBN 1 */
3276 /*             MC_CMD_DRV_PREBOOT_WIDTH 1 */
3277 #define MC_CMD_DRV_ATTACH_IN_V2_PREBOOT_OFST 0
3278 #define MC_CMD_DRV_ATTACH_IN_V2_PREBOOT_LBN 1
3279 #define MC_CMD_DRV_ATTACH_IN_V2_PREBOOT_WIDTH 1
3280 #define MC_CMD_DRV_ATTACH_IN_V2_SUBVARIANT_AWARE_OFST 0
3281 #define MC_CMD_DRV_ATTACH_IN_V2_SUBVARIANT_AWARE_LBN 2
3282 #define MC_CMD_DRV_ATTACH_IN_V2_SUBVARIANT_AWARE_WIDTH 1
3283 #define MC_CMD_DRV_ATTACH_IN_V2_WANT_VI_SPREADING_OFST 0
3284 #define MC_CMD_DRV_ATTACH_IN_V2_WANT_VI_SPREADING_LBN 3
3285 #define MC_CMD_DRV_ATTACH_IN_V2_WANT_VI_SPREADING_WIDTH 1
3286 #define MC_CMD_DRV_ATTACH_IN_V2_WANT_V2_LINKCHANGES_OFST 0
3287 #define MC_CMD_DRV_ATTACH_IN_V2_WANT_V2_LINKCHANGES_LBN 4
3288 #define MC_CMD_DRV_ATTACH_IN_V2_WANT_V2_LINKCHANGES_WIDTH 1
3289 #define MC_CMD_DRV_ATTACH_IN_V2_WANT_RX_VI_SPREADING_INHIBIT_OFST 0
3290 #define MC_CMD_DRV_ATTACH_IN_V2_WANT_RX_VI_SPREADING_INHIBIT_LBN 5
3291 #define MC_CMD_DRV_ATTACH_IN_V2_WANT_RX_VI_SPREADING_INHIBIT_WIDTH 1
3292 #define MC_CMD_DRV_ATTACH_IN_V2_WANT_TX_ONLY_SPREADING_OFST 0
3293 #define MC_CMD_DRV_ATTACH_IN_V2_WANT_TX_ONLY_SPREADING_LBN 5
3294 #define MC_CMD_DRV_ATTACH_IN_V2_WANT_TX_ONLY_SPREADING_WIDTH 1
3295 /* 1 to set new state, or 0 to just report the existing state */
3296 #define MC_CMD_DRV_ATTACH_IN_V2_UPDATE_OFST 4
3297 #define MC_CMD_DRV_ATTACH_IN_V2_UPDATE_LEN 4
3298 /* preferred datapath firmware (for Huntington; ignored for Siena) */
3299 #define MC_CMD_DRV_ATTACH_IN_V2_FIRMWARE_ID_OFST 8
3300 #define MC_CMD_DRV_ATTACH_IN_V2_FIRMWARE_ID_LEN 4
3301 /* enum: Prefer to use full featured firmware */
3302 /*               MC_CMD_FW_FULL_FEATURED 0x0 */
3303 /* enum: Prefer to use firmware with fewer features but lower latency */
3304 /*               MC_CMD_FW_LOW_LATENCY 0x1 */
3305 /* enum: Prefer to use firmware for SolarCapture packed stream mode */
3306 /*               MC_CMD_FW_PACKED_STREAM 0x2 */
3307 /* enum: Prefer to use firmware with fewer features and simpler TX event
3308  * batching but higher TX packet rate
3309  */
3310 /*               MC_CMD_FW_HIGH_TX_RATE 0x3 */
3311 /* enum: Reserved value */
3312 /*               MC_CMD_FW_PACKED_STREAM_HASH_MODE_1 0x4 */
3313 /* enum: Prefer to use firmware with additional "rules engine" filtering
3314  * support
3315  */
3316 /*               MC_CMD_FW_RULES_ENGINE 0x5 */
3317 /* enum: Prefer to use firmware with additional DPDK support */
3318 /*               MC_CMD_FW_DPDK 0x6 */
3319 /* enum: Prefer to use "l3xudp" custom datapath firmware (see SF-119495-PD and
3320  * bug69716)
3321  */
3322 /*               MC_CMD_FW_L3XUDP 0x7 */
3323 /* enum: Requests that the MC keep whatever datapath firmware is currently
3324  * running. It's used for test purposes, where we want to be able to shmboot
3325  * special test firmware variants. This option is only recognised in eftest
3326  * (i.e. non-production) builds.
3327  */
3328 /*               MC_CMD_FW_KEEP_CURRENT_EFTEST_ONLY 0xfffffffe */
3329 /* enum: Only this option is allowed for non-admin functions */
3330 /*               MC_CMD_FW_DONT_CARE 0xffffffff */
3331 /* Version of the driver to be reported by management protocols (e.g. NC-SI)
3332  * handled by the NIC. This is a zero-terminated ASCII string.
3333  */
3334 #define MC_CMD_DRV_ATTACH_IN_V2_DRIVER_VERSION_OFST 12
3335 #define MC_CMD_DRV_ATTACH_IN_V2_DRIVER_VERSION_LEN 20
3336
3337 /* MC_CMD_DRV_ATTACH_OUT msgresponse */
3338 #define MC_CMD_DRV_ATTACH_OUT_LEN 4
3339 /* previous or existing state, see the bitmask at NEW_STATE */
3340 #define MC_CMD_DRV_ATTACH_OUT_OLD_STATE_OFST 0
3341 #define MC_CMD_DRV_ATTACH_OUT_OLD_STATE_LEN 4
3342
3343 /* MC_CMD_DRV_ATTACH_EXT_OUT msgresponse */
3344 #define MC_CMD_DRV_ATTACH_EXT_OUT_LEN 8
3345 /* previous or existing state, see the bitmask at NEW_STATE */
3346 #define MC_CMD_DRV_ATTACH_EXT_OUT_OLD_STATE_OFST 0
3347 #define MC_CMD_DRV_ATTACH_EXT_OUT_OLD_STATE_LEN 4
3348 /* Flags associated with this function */
3349 #define MC_CMD_DRV_ATTACH_EXT_OUT_FUNC_FLAGS_OFST 4
3350 #define MC_CMD_DRV_ATTACH_EXT_OUT_FUNC_FLAGS_LEN 4
3351 /* enum: Labels the lowest-numbered function visible to the OS */
3352 #define MC_CMD_DRV_ATTACH_EXT_OUT_FLAG_PRIMARY 0x0
3353 /* enum: The function can control the link state of the physical port it is
3354  * bound to.
3355  */
3356 #define MC_CMD_DRV_ATTACH_EXT_OUT_FLAG_LINKCTRL 0x1
3357 /* enum: The function can perform privileged operations */
3358 #define MC_CMD_DRV_ATTACH_EXT_OUT_FLAG_TRUSTED 0x2
3359 /* enum: The function does not have an active port associated with it. The port
3360  * refers to the Sorrento external FPGA port.
3361  */
3362 #define MC_CMD_DRV_ATTACH_EXT_OUT_FLAG_NO_ACTIVE_PORT 0x3
3363 /* enum: If set, indicates that VI spreading is currently enabled. Will always
3364  * indicate the current state, regardless of the value in the WANT_VI_SPREADING
3365  * input.
3366  */
3367 #define MC_CMD_DRV_ATTACH_EXT_OUT_FLAG_VI_SPREADING_ENABLED 0x4
3368 /* enum: Used during development only. Should no longer be used. */
3369 #define MC_CMD_DRV_ATTACH_EXT_OUT_FLAG_RX_VI_SPREADING_INHIBITED 0x5
3370 /* enum: If set, indicates that TX only spreading is enabled. Even-numbered
3371  * TXQs will use one engine, and odd-numbered TXQs will use the other. This
3372  * also has the effect that only even-numbered RXQs will receive traffic.
3373  */
3374 #define MC_CMD_DRV_ATTACH_EXT_OUT_FLAG_TX_ONLY_VI_SPREADING_ENABLED 0x5
3375
3376
3377 /***********************************/
3378 /* MC_CMD_SHMUART
3379  * Route UART output to circular buffer in shared memory instead.
3380  */
3381 #define MC_CMD_SHMUART 0x1f
3382
3383 /* MC_CMD_SHMUART_IN msgrequest */
3384 #define MC_CMD_SHMUART_IN_LEN 4
3385 /* ??? */
3386 #define MC_CMD_SHMUART_IN_FLAG_OFST 0
3387 #define MC_CMD_SHMUART_IN_FLAG_LEN 4
3388
3389 /* MC_CMD_SHMUART_OUT msgresponse */
3390 #define MC_CMD_SHMUART_OUT_LEN 0
3391
3392
3393 /***********************************/
3394 /* MC_CMD_PORT_RESET
3395  * Generic per-port reset. There is no equivalent for per-board reset. Locks
3396  * required: None; Return code: 0, ETIME. NOTE: This command is deprecated -
3397  * use MC_CMD_ENTITY_RESET instead.
3398  */
3399 #define MC_CMD_PORT_RESET 0x20
3400 #undef  MC_CMD_0x20_PRIVILEGE_CTG
3401
3402 #define MC_CMD_0x20_PRIVILEGE_CTG SRIOV_CTG_GENERAL
3403
3404 /* MC_CMD_PORT_RESET_IN msgrequest */
3405 #define MC_CMD_PORT_RESET_IN_LEN 0
3406
3407 /* MC_CMD_PORT_RESET_OUT msgresponse */
3408 #define MC_CMD_PORT_RESET_OUT_LEN 0
3409
3410
3411 /***********************************/
3412 /* MC_CMD_ENTITY_RESET
3413  * Generic per-resource reset. There is no equivalent for per-board reset.
3414  * Locks required: None; Return code: 0, ETIME. NOTE: This command is an
3415  * extended version of the deprecated MC_CMD_PORT_RESET with added fields.
3416  */
3417 #define MC_CMD_ENTITY_RESET 0x20
3418 /*      MC_CMD_0x20_PRIVILEGE_CTG SRIOV_CTG_GENERAL */
3419
3420 /* MC_CMD_ENTITY_RESET_IN msgrequest */
3421 #define MC_CMD_ENTITY_RESET_IN_LEN 4
3422 /* Optional flags field. Omitting this will perform a "legacy" reset action
3423  * (TBD).
3424  */
3425 #define MC_CMD_ENTITY_RESET_IN_FLAG_OFST 0
3426 #define MC_CMD_ENTITY_RESET_IN_FLAG_LEN 4
3427 #define MC_CMD_ENTITY_RESET_IN_FUNCTION_RESOURCE_RESET_OFST 0
3428 #define MC_CMD_ENTITY_RESET_IN_FUNCTION_RESOURCE_RESET_LBN 0
3429 #define MC_CMD_ENTITY_RESET_IN_FUNCTION_RESOURCE_RESET_WIDTH 1
3430
3431 /* MC_CMD_ENTITY_RESET_OUT msgresponse */
3432 #define MC_CMD_ENTITY_RESET_OUT_LEN 0
3433
3434
3435 /***********************************/
3436 /* MC_CMD_PCIE_CREDITS
3437  * Read instantaneous and minimum flow control thresholds.
3438  */
3439 #define MC_CMD_PCIE_CREDITS 0x21
3440
3441 /* MC_CMD_PCIE_CREDITS_IN msgrequest */
3442 #define MC_CMD_PCIE_CREDITS_IN_LEN 8
3443 /* poll period. 0 is disabled */
3444 #define MC_CMD_PCIE_CREDITS_IN_POLL_PERIOD_OFST 0
3445 #define MC_CMD_PCIE_CREDITS_IN_POLL_PERIOD_LEN 4
3446 /* wipe statistics */
3447 #define MC_CMD_PCIE_CREDITS_IN_WIPE_OFST 4
3448 #define MC_CMD_PCIE_CREDITS_IN_WIPE_LEN 4
3449
3450 /* MC_CMD_PCIE_CREDITS_OUT msgresponse */
3451 #define MC_CMD_PCIE_CREDITS_OUT_LEN 16
3452 #define MC_CMD_PCIE_CREDITS_OUT_CURRENT_P_HDR_OFST 0
3453 #define MC_CMD_PCIE_CREDITS_OUT_CURRENT_P_HDR_LEN 2
3454 #define MC_CMD_PCIE_CREDITS_OUT_CURRENT_P_DATA_OFST 2
3455 #define MC_CMD_PCIE_CREDITS_OUT_CURRENT_P_DATA_LEN 2
3456 #define MC_CMD_PCIE_CREDITS_OUT_CURRENT_NP_HDR_OFST 4
3457 #define MC_CMD_PCIE_CREDITS_OUT_CURRENT_NP_HDR_LEN 2
3458 #define MC_CMD_PCIE_CREDITS_OUT_CURRENT_NP_DATA_OFST 6
3459 #define MC_CMD_PCIE_CREDITS_OUT_CURRENT_NP_DATA_LEN 2
3460 #define MC_CMD_PCIE_CREDITS_OUT_MINIMUM_P_HDR_OFST 8
3461 #define MC_CMD_PCIE_CREDITS_OUT_MINIMUM_P_HDR_LEN 2
3462 #define MC_CMD_PCIE_CREDITS_OUT_MINIMUM_P_DATA_OFST 10
3463 #define MC_CMD_PCIE_CREDITS_OUT_MINIMUM_P_DATA_LEN 2
3464 #define MC_CMD_PCIE_CREDITS_OUT_MINIMUM_NP_HDR_OFST 12
3465 #define MC_CMD_PCIE_CREDITS_OUT_MINIMUM_NP_HDR_LEN 2
3466 #define MC_CMD_PCIE_CREDITS_OUT_MINIMUM_NP_DATA_OFST 14
3467 #define MC_CMD_PCIE_CREDITS_OUT_MINIMUM_NP_DATA_LEN 2
3468
3469
3470 /***********************************/
3471 /* MC_CMD_RXD_MONITOR
3472  * Get histogram of RX queue fill level.
3473  */
3474 #define MC_CMD_RXD_MONITOR 0x22
3475
3476 /* MC_CMD_RXD_MONITOR_IN msgrequest */
3477 #define MC_CMD_RXD_MONITOR_IN_LEN 12
3478 #define MC_CMD_RXD_MONITOR_IN_QID_OFST 0
3479 #define MC_CMD_RXD_MONITOR_IN_QID_LEN 4
3480 #define MC_CMD_RXD_MONITOR_IN_POLL_PERIOD_OFST 4
3481 #define MC_CMD_RXD_MONITOR_IN_POLL_PERIOD_LEN 4
3482 #define MC_CMD_RXD_MONITOR_IN_WIPE_OFST 8
3483 #define MC_CMD_RXD_MONITOR_IN_WIPE_LEN 4
3484
3485 /* MC_CMD_RXD_MONITOR_OUT msgresponse */
3486 #define MC_CMD_RXD_MONITOR_OUT_LEN 80
3487 #define MC_CMD_RXD_MONITOR_OUT_QID_OFST 0
3488 #define MC_CMD_RXD_MONITOR_OUT_QID_LEN 4
3489 #define MC_CMD_RXD_MONITOR_OUT_RING_FILL_OFST 4
3490 #define MC_CMD_RXD_MONITOR_OUT_RING_FILL_LEN 4
3491 #define MC_CMD_RXD_MONITOR_OUT_CACHE_FILL_OFST 8
3492 #define MC_CMD_RXD_MONITOR_OUT_CACHE_FILL_LEN 4
3493 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_1_OFST 12
3494 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_1_LEN 4
3495 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_2_OFST 16
3496 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_2_LEN 4
3497 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_4_OFST 20
3498 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_4_LEN 4
3499 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_8_OFST 24
3500 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_8_LEN 4
3501 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_16_OFST 28
3502 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_16_LEN 4
3503 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_32_OFST 32
3504 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_32_LEN 4
3505 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_64_OFST 36
3506 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_64_LEN 4
3507 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_128_OFST 40
3508 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_128_LEN 4
3509 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_256_OFST 44
3510 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_256_LEN 4
3511 #define MC_CMD_RXD_MONITOR_OUT_RING_GE_256_OFST 48
3512 #define MC_CMD_RXD_MONITOR_OUT_RING_GE_256_LEN 4
3513 #define MC_CMD_RXD_MONITOR_OUT_CACHE_LT_1_OFST 52
3514 #define MC_CMD_RXD_MONITOR_OUT_CACHE_LT_1_LEN 4
3515 #define MC_CMD_RXD_MONITOR_OUT_CACHE_LT_2_OFST 56
3516 #define MC_CMD_RXD_MONITOR_OUT_CACHE_LT_2_LEN 4
3517 #define MC_CMD_RXD_MONITOR_OUT_CACHE_LT_4_OFST 60
3518 #define MC_CMD_RXD_MONITOR_OUT_CACHE_LT_4_LEN 4
3519 #define MC_CMD_RXD_MONITOR_OUT_CACHE_LT_8_OFST 64
3520 #define MC_CMD_RXD_MONITOR_OUT_CACHE_LT_8_LEN 4
3521 #define MC_CMD_RXD_MONITOR_OUT_CACHE_LT_16_OFST 68
3522 #define MC_CMD_RXD_MONITOR_OUT_CACHE_LT_16_LEN 4
3523 #define MC_CMD_RXD_MONITOR_OUT_CACHE_LT_32_OFST 72
3524 #define MC_CMD_RXD_MONITOR_OUT_CACHE_LT_32_LEN 4
3525 #define MC_CMD_RXD_MONITOR_OUT_CACHE_GE_32_OFST 76
3526 #define MC_CMD_RXD_MONITOR_OUT_CACHE_GE_32_LEN 4
3527
3528
3529 /***********************************/
3530 /* MC_CMD_PUTS
3531  * Copy the given ASCII string out onto UART and/or out of the network port.
3532  */
3533 #define MC_CMD_PUTS 0x23
3534 #undef  MC_CMD_0x23_PRIVILEGE_CTG
3535
3536 #define MC_CMD_0x23_PRIVILEGE_CTG SRIOV_CTG_INSECURE
3537
3538 /* MC_CMD_PUTS_IN msgrequest */
3539 #define MC_CMD_PUTS_IN_LENMIN 13
3540 #define MC_CMD_PUTS_IN_LENMAX 252
3541 #define MC_CMD_PUTS_IN_LENMAX_MCDI2 1020
3542 #define MC_CMD_PUTS_IN_LEN(num) (12+1*(num))
3543 #define MC_CMD_PUTS_IN_STRING_NUM(len) (((len)-12)/1)
3544 #define MC_CMD_PUTS_IN_DEST_OFST 0
3545 #define MC_CMD_PUTS_IN_DEST_LEN 4
3546 #define MC_CMD_PUTS_IN_UART_OFST 0
3547 #define MC_CMD_PUTS_IN_UART_LBN 0
3548 #define MC_CMD_PUTS_IN_UART_WIDTH 1
3549 #define MC_CMD_PUTS_IN_PORT_OFST 0
3550 #define MC_CMD_PUTS_IN_PORT_LBN 1
3551 #define MC_CMD_PUTS_IN_PORT_WIDTH 1
3552 #define MC_CMD_PUTS_IN_DHOST_OFST 4
3553 #define MC_CMD_PUTS_IN_DHOST_LEN 6
3554 #define MC_CMD_PUTS_IN_STRING_OFST 12
3555 #define MC_CMD_PUTS_IN_STRING_LEN 1
3556 #define MC_CMD_PUTS_IN_STRING_MINNUM 1
3557 #define MC_CMD_PUTS_IN_STRING_MAXNUM 240
3558 #define MC_CMD_PUTS_IN_STRING_MAXNUM_MCDI2 1008
3559
3560 /* MC_CMD_PUTS_OUT msgresponse */
3561 #define MC_CMD_PUTS_OUT_LEN 0
3562
3563
3564 /***********************************/
3565 /* MC_CMD_GET_PHY_CFG
3566  * Report PHY configuration. This guarantees to succeed even if the PHY is in a
3567  * 'zombie' state. Locks required: None
3568  */
3569 #define MC_CMD_GET_PHY_CFG 0x24
3570 #undef  MC_CMD_0x24_PRIVILEGE_CTG
3571
3572 #define MC_CMD_0x24_PRIVILEGE_CTG SRIOV_CTG_GENERAL
3573
3574 /* MC_CMD_GET_PHY_CFG_IN msgrequest */
3575 #define MC_CMD_GET_PHY_CFG_IN_LEN 0
3576
3577 /* MC_CMD_GET_PHY_CFG_OUT msgresponse */
3578 #define MC_CMD_GET_PHY_CFG_OUT_LEN 72
3579 /* flags */
3580 #define MC_CMD_GET_PHY_CFG_OUT_FLAGS_OFST 0
3581 #define MC_CMD_GET_PHY_CFG_OUT_FLAGS_LEN 4
3582 #define MC_CMD_GET_PHY_CFG_OUT_PRESENT_OFST 0
3583 #define MC_CMD_GET_PHY_CFG_OUT_PRESENT_LBN 0
3584 #define MC_CMD_GET_PHY_CFG_OUT_PRESENT_WIDTH 1
3585 #define MC_CMD_GET_PHY_CFG_OUT_BIST_CABLE_SHORT_OFST 0
3586 #define MC_CMD_GET_PHY_CFG_OUT_BIST_CABLE_SHORT_LBN 1
3587 #define MC_CMD_GET_PHY_CFG_OUT_BIST_CABLE_SHORT_WIDTH 1
3588 #define MC_CMD_GET_PHY_CFG_OUT_BIST_CABLE_LONG_OFST 0
3589 #define MC_CMD_GET_PHY_CFG_OUT_BIST_CABLE_LONG_LBN 2
3590 #define MC_CMD_GET_PHY_CFG_OUT_BIST_CABLE_LONG_WIDTH 1
3591 #define MC_CMD_GET_PHY_CFG_OUT_LOWPOWER_OFST 0
3592 #define MC_CMD_GET_PHY_CFG_OUT_LOWPOWER_LBN 3
3593 #define MC_CMD_GET_PHY_CFG_OUT_LOWPOWER_WIDTH 1
3594 #define MC_CMD_GET_PHY_CFG_OUT_POWEROFF_OFST 0
3595 #define MC_CMD_GET_PHY_CFG_OUT_POWEROFF_LBN 4
3596 #define MC_CMD_GET_PHY_CFG_OUT_POWEROFF_WIDTH 1
3597 #define MC_CMD_GET_PHY_CFG_OUT_TXDIS_OFST 0
3598 #define MC_CMD_GET_PHY_CFG_OUT_TXDIS_LBN 5
3599 #define MC_CMD_GET_PHY_CFG_OUT_TXDIS_WIDTH 1
3600 #define MC_CMD_GET_PHY_CFG_OUT_BIST_OFST 0
3601 #define MC_CMD_GET_PHY_CFG_OUT_BIST_LBN 6
3602 #define MC_CMD_GET_PHY_CFG_OUT_BIST_WIDTH 1
3603 /* ?? */
3604 #define MC_CMD_GET_PHY_CFG_OUT_TYPE_OFST 4
3605 #define MC_CMD_GET_PHY_CFG_OUT_TYPE_LEN 4
3606 /* Bitmask of supported capabilities */
3607 #define MC_CMD_GET_PHY_CFG_OUT_SUPPORTED_CAP_OFST 8
3608 #define MC_CMD_GET_PHY_CFG_OUT_SUPPORTED_CAP_LEN 4
3609 #define MC_CMD_PHY_CAP_10HDX_OFST 8
3610 #define MC_CMD_PHY_CAP_10HDX_LBN 1
3611 #define MC_CMD_PHY_CAP_10HDX_WIDTH 1
3612 #define MC_CMD_PHY_CAP_10FDX_OFST 8
3613 #define MC_CMD_PHY_CAP_10FDX_LBN 2
3614 #define MC_CMD_PHY_CAP_10FDX_WIDTH 1
3615 #define MC_CMD_PHY_CAP_100HDX_OFST 8
3616 #define MC_CMD_PHY_CAP_100HDX_LBN 3
3617 #define MC_CMD_PHY_CAP_100HDX_WIDTH 1
3618 #define MC_CMD_PHY_CAP_100FDX_OFST 8
3619 #define MC_CMD_PHY_CAP_100FDX_LBN 4
3620 #define MC_CMD_PHY_CAP_100FDX_WIDTH 1
3621 #define MC_CMD_PHY_CAP_1000HDX_OFST 8
3622 #define MC_CMD_PHY_CAP_1000HDX_LBN 5
3623 #define MC_CMD_PHY_CAP_1000HDX_WIDTH 1
3624 #define MC_CMD_PHY_CAP_1000FDX_OFST 8
3625 #define MC_CMD_PHY_CAP_1000FDX_LBN 6
3626 #define MC_CMD_PHY_CAP_1000FDX_WIDTH 1
3627 #define MC_CMD_PHY_CAP_10000FDX_OFST 8
3628 #define MC_CMD_PHY_CAP_10000FDX_LBN 7
3629 #define MC_CMD_PHY_CAP_10000FDX_WIDTH 1
3630 #define MC_CMD_PHY_CAP_PAUSE_OFST 8
3631 #define MC_CMD_PHY_CAP_PAUSE_LBN 8
3632 #define MC_CMD_PHY_CAP_PAUSE_WIDTH 1
3633 #define MC_CMD_PHY_CAP_ASYM_OFST 8
3634 #define MC_CMD_PHY_CAP_ASYM_LBN 9
3635 #define MC_CMD_PHY_CAP_ASYM_WIDTH 1
3636 #define MC_CMD_PHY_CAP_AN_OFST 8
3637 #define MC_CMD_PHY_CAP_AN_LBN 10
3638 #define MC_CMD_PHY_CAP_AN_WIDTH 1
3639 #define MC_CMD_PHY_CAP_40000FDX_OFST 8
3640 #define MC_CMD_PHY_CAP_40000FDX_LBN 11
3641 #define MC_CMD_PHY_CAP_40000FDX_WIDTH 1
3642 #define MC_CMD_PHY_CAP_DDM_OFST 8
3643 #define MC_CMD_PHY_CAP_DDM_LBN 12
3644 #define MC_CMD_PHY_CAP_DDM_WIDTH 1
3645 #define MC_CMD_PHY_CAP_100000FDX_OFST 8
3646 #define MC_CMD_PHY_CAP_100000FDX_LBN 13
3647 #define MC_CMD_PHY_CAP_100000FDX_WIDTH 1
3648 #define MC_CMD_PHY_CAP_25000FDX_OFST 8
3649 #define MC_CMD_PHY_CAP_25000FDX_LBN 14
3650 #define MC_CMD_PHY_CAP_25000FDX_WIDTH 1
3651 #define MC_CMD_PHY_CAP_50000FDX_OFST 8
3652 #define MC_CMD_PHY_CAP_50000FDX_LBN 15
3653 #define MC_CMD_PHY_CAP_50000FDX_WIDTH 1
3654 #define MC_CMD_PHY_CAP_BASER_FEC_OFST 8
3655 #define MC_CMD_PHY_CAP_BASER_FEC_LBN 16
3656 #define MC_CMD_PHY_CAP_BASER_FEC_WIDTH 1
3657 #define MC_CMD_PHY_CAP_BASER_FEC_REQUESTED_OFST 8
3658 #define MC_CMD_PHY_CAP_BASER_FEC_REQUESTED_LBN 17
3659 #define MC_CMD_PHY_CAP_BASER_FEC_REQUESTED_WIDTH 1
3660 #define MC_CMD_PHY_CAP_RS_FEC_OFST 8
3661 #define MC_CMD_PHY_CAP_RS_FEC_LBN 18
3662 #define MC_CMD_PHY_CAP_RS_FEC_WIDTH 1
3663 #define MC_CMD_PHY_CAP_RS_FEC_REQUESTED_OFST 8
3664 #define MC_CMD_PHY_CAP_RS_FEC_REQUESTED_LBN 19
3665 #define MC_CMD_PHY_CAP_RS_FEC_REQUESTED_WIDTH 1
3666 #define MC_CMD_PHY_CAP_25G_BASER_FEC_OFST 8
3667 #define MC_CMD_PHY_CAP_25G_BASER_FEC_LBN 20
3668 #define MC_CMD_PHY_CAP_25G_BASER_FEC_WIDTH 1
3669 #define MC_CMD_PHY_CAP_25G_BASER_FEC_REQUESTED_OFST 8
3670 #define MC_CMD_PHY_CAP_25G_BASER_FEC_REQUESTED_LBN 21
3671 #define MC_CMD_PHY_CAP_25G_BASER_FEC_REQUESTED_WIDTH 1
3672 /* ?? */
3673 #define MC_CMD_GET_PHY_CFG_OUT_CHANNEL_OFST 12
3674 #define MC_CMD_GET_PHY_CFG_OUT_CHANNEL_LEN 4
3675 /* ?? */
3676 #define MC_CMD_GET_PHY_CFG_OUT_PRT_OFST 16
3677 #define MC_CMD_GET_PHY_CFG_OUT_PRT_LEN 4
3678 /* ?? */
3679 #define MC_CMD_GET_PHY_CFG_OUT_STATS_MASK_OFST 20
3680 #define MC_CMD_GET_PHY_CFG_OUT_STATS_MASK_LEN 4
3681 /* ?? */
3682 #define MC_CMD_GET_PHY_CFG_OUT_NAME_OFST 24
3683 #define MC_CMD_GET_PHY_CFG_OUT_NAME_LEN 20
3684 /* ?? */
3685 #define MC_CMD_GET_PHY_CFG_OUT_MEDIA_TYPE_OFST 44
3686 #define MC_CMD_GET_PHY_CFG_OUT_MEDIA_TYPE_LEN 4
3687 /* enum: Xaui. */
3688 #define MC_CMD_MEDIA_XAUI 0x1
3689 /* enum: CX4. */
3690 #define MC_CMD_MEDIA_CX4 0x2
3691 /* enum: KX4. */
3692 #define MC_CMD_MEDIA_KX4 0x3
3693 /* enum: XFP Far. */
3694 #define MC_CMD_MEDIA_XFP 0x4
3695 /* enum: SFP+. */
3696 #define MC_CMD_MEDIA_SFP_PLUS 0x5
3697 /* enum: 10GBaseT. */
3698 #define MC_CMD_MEDIA_BASE_T 0x6
3699 /* enum: QSFP+. */
3700 #define MC_CMD_MEDIA_QSFP_PLUS 0x7
3701 #define MC_CMD_GET_PHY_CFG_OUT_MMD_MASK_OFST 48
3702 #define MC_CMD_GET_PHY_CFG_OUT_MMD_MASK_LEN 4
3703 /* enum: Native clause 22 */
3704 #define MC_CMD_MMD_CLAUSE22 0x0
3705 #define MC_CMD_MMD_CLAUSE45_PMAPMD 0x1 /* enum */
3706 #define MC_CMD_MMD_CLAUSE45_WIS 0x2 /* enum */
3707 #define MC_CMD_MMD_CLAUSE45_PCS 0x3 /* enum */
3708 #define MC_CMD_MMD_CLAUSE45_PHYXS 0x4 /* enum */
3709 #define MC_CMD_MMD_CLAUSE45_DTEXS 0x5 /* enum */
3710 #define MC_CMD_MMD_CLAUSE45_TC 0x6 /* enum */
3711 #define MC_CMD_MMD_CLAUSE45_AN 0x7 /* enum */
3712 /* enum: Clause22 proxied over clause45 by PHY. */
3713 #define MC_CMD_MMD_CLAUSE45_C22EXT 0x1d
3714 #define MC_CMD_MMD_CLAUSE45_VEND1 0x1e /* enum */
3715 #define MC_CMD_MMD_CLAUSE45_VEND2 0x1f /* enum */
3716 #define MC_CMD_GET_PHY_CFG_OUT_REVISION_OFST 52
3717 #define MC_CMD_GET_PHY_CFG_OUT_REVISION_LEN 20
3718
3719
3720 /***********************************/
3721 /* MC_CMD_START_BIST
3722  * Start a BIST test on the PHY. Locks required: PHY_LOCK if doing a PHY BIST
3723  * Return code: 0, EINVAL, EACCES (if PHY_LOCK is not held)
3724  */
3725 #define MC_CMD_START_BIST 0x25
3726 #undef  MC_CMD_0x25_PRIVILEGE_CTG
3727
3728 #define MC_CMD_0x25_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
3729
3730 /* MC_CMD_START_BIST_IN msgrequest */
3731 #define MC_CMD_START_BIST_IN_LEN 4
3732 /* Type of test. */
3733 #define MC_CMD_START_BIST_IN_TYPE_OFST 0
3734 #define MC_CMD_START_BIST_IN_TYPE_LEN 4
3735 /* enum: Run the PHY's short cable BIST. */
3736 #define MC_CMD_PHY_BIST_CABLE_SHORT 0x1
3737 /* enum: Run the PHY's long cable BIST. */
3738 #define MC_CMD_PHY_BIST_CABLE_LONG 0x2
3739 /* enum: Run BIST on the currently selected BPX Serdes (XAUI or XFI) . */
3740 #define MC_CMD_BPX_SERDES_BIST 0x3
3741 /* enum: Run the MC loopback tests. */
3742 #define MC_CMD_MC_LOOPBACK_BIST 0x4
3743 /* enum: Run the PHY's standard BIST. */
3744 #define MC_CMD_PHY_BIST 0x5
3745 /* enum: Run MC RAM test. */
3746 #define MC_CMD_MC_MEM_BIST 0x6
3747 /* enum: Run Port RAM test. */
3748 #define MC_CMD_PORT_MEM_BIST 0x7
3749 /* enum: Run register test. */
3750 #define MC_CMD_REG_BIST 0x8
3751
3752 /* MC_CMD_START_BIST_OUT msgresponse */
3753 #define MC_CMD_START_BIST_OUT_LEN 0
3754
3755
3756 /***********************************/
3757 /* MC_CMD_POLL_BIST
3758  * Poll for BIST completion. Returns a single status code, and optionally some
3759  * PHY specific bist output. The driver should only consume the BIST output
3760  * after validating OUTLEN and MC_CMD_GET_PHY_CFG.TYPE. If a driver can't
3761  * successfully parse the BIST output, it should still respect the pass/Fail in
3762  * OUT.RESULT. Locks required: PHY_LOCK if doing a PHY BIST. Return code: 0,
3763  * EACCES (if PHY_LOCK is not held).
3764  */
3765 #define MC_CMD_POLL_BIST 0x26
3766 #undef  MC_CMD_0x26_PRIVILEGE_CTG
3767
3768 #define MC_CMD_0x26_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
3769
3770 /* MC_CMD_POLL_BIST_IN msgrequest */
3771 #define MC_CMD_POLL_BIST_IN_LEN 0
3772
3773 /* MC_CMD_POLL_BIST_OUT msgresponse */
3774 #define MC_CMD_POLL_BIST_OUT_LEN 8
3775 /* result */
3776 #define MC_CMD_POLL_BIST_OUT_RESULT_OFST 0
3777 #define MC_CMD_POLL_BIST_OUT_RESULT_LEN 4
3778 /* enum: Running. */
3779 #define MC_CMD_POLL_BIST_RUNNING 0x1
3780 /* enum: Passed. */
3781 #define MC_CMD_POLL_BIST_PASSED 0x2
3782 /* enum: Failed. */
3783 #define MC_CMD_POLL_BIST_FAILED 0x3
3784 /* enum: Timed-out. */
3785 #define MC_CMD_POLL_BIST_TIMEOUT 0x4
3786 #define MC_CMD_POLL_BIST_OUT_PRIVATE_OFST 4
3787 #define MC_CMD_POLL_BIST_OUT_PRIVATE_LEN 4
3788
3789 /* MC_CMD_POLL_BIST_OUT_SFT9001 msgresponse */
3790 #define MC_CMD_POLL_BIST_OUT_SFT9001_LEN 36
3791 /* result */
3792 /*            MC_CMD_POLL_BIST_OUT_RESULT_OFST 0 */
3793 /*            MC_CMD_POLL_BIST_OUT_RESULT_LEN 4 */
3794 /*            Enum values, see field(s): */
3795 /*               MC_CMD_POLL_BIST_OUT/MC_CMD_POLL_BIST_OUT_RESULT */
3796 #define MC_CMD_POLL_BIST_OUT_SFT9001_CABLE_LENGTH_A_OFST 4
3797 #define MC_CMD_POLL_BIST_OUT_SFT9001_CABLE_LENGTH_A_LEN 4
3798 #define MC_CMD_POLL_BIST_OUT_SFT9001_CABLE_LENGTH_B_OFST 8
3799 #define MC_CMD_POLL_BIST_OUT_SFT9001_CABLE_LENGTH_B_LEN 4
3800 #define MC_CMD_POLL_BIST_OUT_SFT9001_CABLE_LENGTH_C_OFST 12
3801 #define MC_CMD_POLL_BIST_OUT_SFT9001_CABLE_LENGTH_C_LEN 4
3802 #define MC_CMD_POLL_BIST_OUT_SFT9001_CABLE_LENGTH_D_OFST 16
3803 #define MC_CMD_POLL_BIST_OUT_SFT9001_CABLE_LENGTH_D_LEN 4
3804 /* Status of each channel A */
3805 #define MC_CMD_POLL_BIST_OUT_SFT9001_CABLE_STATUS_A_OFST 20
3806 #define MC_CMD_POLL_BIST_OUT_SFT9001_CABLE_STATUS_A_LEN 4
3807 /* enum: Ok. */
3808 #define MC_CMD_POLL_BIST_SFT9001_PAIR_OK 0x1
3809 /* enum: Open. */
3810 #define MC_CMD_POLL_BIST_SFT9001_PAIR_OPEN 0x2
3811 /* enum: Intra-pair short. */
3812 #define MC_CMD_POLL_BIST_SFT9001_INTRA_PAIR_SHORT 0x3
3813 /* enum: Inter-pair short. */
3814 #define MC_CMD_POLL_BIST_SFT9001_INTER_PAIR_SHORT 0x4
3815 /* enum: Busy. */
3816 #define MC_CMD_POLL_BIST_SFT9001_PAIR_BUSY 0x9
3817 /* Status of each channel B */
3818 #define MC_CMD_POLL_BIST_OUT_SFT9001_CABLE_STATUS_B_OFST 24
3819 #define MC_CMD_POLL_BIST_OUT_SFT9001_CABLE_STATUS_B_LEN 4
3820 /*            Enum values, see field(s): */
3821 /*               CABLE_STATUS_A */
3822 /* Status of each channel C */
3823 #define MC_CMD_POLL_BIST_OUT_SFT9001_CABLE_STATUS_C_OFST 28
3824 #define MC_CMD_POLL_BIST_OUT_SFT9001_CABLE_STATUS_C_LEN 4
3825 /*            Enum values, see field(s): */
3826 /*               CABLE_STATUS_A */
3827 /* Status of each channel D */
3828 #define MC_CMD_POLL_BIST_OUT_SFT9001_CABLE_STATUS_D_OFST 32
3829 #define MC_CMD_POLL_BIST_OUT_SFT9001_CABLE_STATUS_D_LEN 4
3830 /*            Enum values, see field(s): */
3831 /*               CABLE_STATUS_A */
3832
3833 /* MC_CMD_POLL_BIST_OUT_MRSFP msgresponse */
3834 #define MC_CMD_POLL_BIST_OUT_MRSFP_LEN 8
3835 /* result */
3836 /*            MC_CMD_POLL_BIST_OUT_RESULT_OFST 0 */
3837 /*            MC_CMD_POLL_BIST_OUT_RESULT_LEN 4 */
3838 /*            Enum values, see field(s): */
3839 /*               MC_CMD_POLL_BIST_OUT/MC_CMD_POLL_BIST_OUT_RESULT */
3840 #define MC_CMD_POLL_BIST_OUT_MRSFP_TEST_OFST 4
3841 #define MC_CMD_POLL_BIST_OUT_MRSFP_TEST_LEN 4
3842 /* enum: Complete. */
3843 #define MC_CMD_POLL_BIST_MRSFP_TEST_COMPLETE 0x0
3844 /* enum: Bus switch off I2C write. */
3845 #define MC_CMD_POLL_BIST_MRSFP_TEST_BUS_SWITCH_OFF_I2C_WRITE 0x1
3846 /* enum: Bus switch off I2C no access IO exp. */
3847 #define MC_CMD_POLL_BIST_MRSFP_TEST_BUS_SWITCH_OFF_I2C_NO_ACCESS_IO_EXP 0x2
3848 /* enum: Bus switch off I2C no access module. */
3849 #define MC_CMD_POLL_BIST_MRSFP_TEST_BUS_SWITCH_OFF_I2C_NO_ACCESS_MODULE 0x3
3850 /* enum: IO exp I2C configure. */
3851 #define MC_CMD_POLL_BIST_MRSFP_TEST_IO_EXP_I2C_CONFIGURE 0x4
3852 /* enum: Bus switch I2C no cross talk. */
3853 #define MC_CMD_POLL_BIST_MRSFP_TEST_BUS_SWITCH_I2C_NO_CROSSTALK 0x5
3854 /* enum: Module presence. */
3855 #define MC_CMD_POLL_BIST_MRSFP_TEST_MODULE_PRESENCE 0x6
3856 /* enum: Module ID I2C access. */
3857 #define MC_CMD_POLL_BIST_MRSFP_TEST_MODULE_ID_I2C_ACCESS 0x7
3858 /* enum: Module ID sane value. */
3859 #define MC_CMD_POLL_BIST_MRSFP_TEST_MODULE_ID_SANE_VALUE 0x8
3860
3861 /* MC_CMD_POLL_BIST_OUT_MEM msgresponse */
3862 #define MC_CMD_POLL_BIST_OUT_MEM_LEN 36
3863 /* result */
3864 /*            MC_CMD_POLL_BIST_OUT_RESULT_OFST 0 */
3865 /*            MC_CMD_POLL_BIST_OUT_RESULT_LEN 4 */
3866 /*            Enum values, see field(s): */
3867 /*               MC_CMD_POLL_BIST_OUT/MC_CMD_POLL_BIST_OUT_RESULT */
3868 #define MC_CMD_POLL_BIST_OUT_MEM_TEST_OFST 4
3869 #define MC_CMD_POLL_BIST_OUT_MEM_TEST_LEN 4
3870 /* enum: Test has completed. */
3871 #define MC_CMD_POLL_BIST_MEM_COMPLETE 0x0
3872 /* enum: RAM test - walk ones. */
3873 #define MC_CMD_POLL_BIST_MEM_MEM_WALK_ONES 0x1
3874 /* enum: RAM test - walk zeros. */
3875 #define MC_CMD_POLL_BIST_MEM_MEM_WALK_ZEROS 0x2
3876 /* enum: RAM test - walking inversions zeros/ones. */
3877 #define MC_CMD_POLL_BIST_MEM_MEM_INV_ZERO_ONE 0x3
3878 /* enum: RAM test - walking inversions checkerboard. */
3879 #define MC_CMD_POLL_BIST_MEM_MEM_INV_CHKBOARD 0x4
3880 /* enum: Register test - set / clear individual bits. */
3881 #define MC_CMD_POLL_BIST_MEM_REG 0x5
3882 /* enum: ECC error detected. */
3883 #define MC_CMD_POLL_BIST_MEM_ECC 0x6
3884 /* Failure address, only valid if result is POLL_BIST_FAILED */
3885 #define MC_CMD_POLL_BIST_OUT_MEM_ADDR_OFST 8
3886 #define MC_CMD_POLL_BIST_OUT_MEM_ADDR_LEN 4
3887 /* Bus or address space to which the failure address corresponds */
3888 #define MC_CMD_POLL_BIST_OUT_MEM_BUS_OFST 12
3889 #define MC_CMD_POLL_BIST_OUT_MEM_BUS_LEN 4
3890 /* enum: MC MIPS bus. */
3891 #define MC_CMD_POLL_BIST_MEM_BUS_MC 0x0
3892 /* enum: CSR IREG bus. */
3893 #define MC_CMD_POLL_BIST_MEM_BUS_CSR 0x1
3894 /* enum: RX0 DPCPU bus. */
3895 #define MC_CMD_POLL_BIST_MEM_BUS_DPCPU_RX 0x2
3896 /* enum: TX0 DPCPU bus. */
3897 #define MC_CMD_POLL_BIST_MEM_BUS_DPCPU_TX0 0x3
3898 /* enum: TX1 DPCPU bus. */
3899 #define MC_CMD_POLL_BIST_MEM_BUS_DPCPU_TX1 0x4
3900 /* enum: RX0 DICPU bus. */
3901 #define MC_CMD_POLL_BIST_MEM_BUS_DICPU_RX 0x5
3902 /* enum: TX DICPU bus. */
3903 #define MC_CMD_POLL_BIST_MEM_BUS_DICPU_TX 0x6
3904 /* enum: RX1 DPCPU bus. */
3905 #define MC_CMD_POLL_BIST_MEM_BUS_DPCPU_RX1 0x7
3906 /* enum: RX1 DICPU bus. */
3907 #define MC_CMD_POLL_BIST_MEM_BUS_DICPU_RX1 0x8
3908 /* Pattern written to RAM / register */
3909 #define MC_CMD_POLL_BIST_OUT_MEM_EXPECT_OFST 16
3910 #define MC_CMD_POLL_BIST_OUT_MEM_EXPECT_LEN 4
3911 /* Actual value read from RAM / register */
3912 #define MC_CMD_POLL_BIST_OUT_MEM_ACTUAL_OFST 20
3913 #define MC_CMD_POLL_BIST_OUT_MEM_ACTUAL_LEN 4
3914 /* ECC error mask */
3915 #define MC_CMD_POLL_BIST_OUT_MEM_ECC_OFST 24
3916 #define MC_CMD_POLL_BIST_OUT_MEM_ECC_LEN 4
3917 /* ECC parity error mask */
3918 #define MC_CMD_POLL_BIST_OUT_MEM_ECC_PARITY_OFST 28
3919 #define MC_CMD_POLL_BIST_OUT_MEM_ECC_PARITY_LEN 4
3920 /* ECC fatal error mask */
3921 #define MC_CMD_POLL_BIST_OUT_MEM_ECC_FATAL_OFST 32
3922 #define MC_CMD_POLL_BIST_OUT_MEM_ECC_FATAL_LEN 4
3923
3924
3925 /***********************************/
3926 /* MC_CMD_FLUSH_RX_QUEUES
3927  * Flush receive queue(s). If SRIOV is enabled (via MC_CMD_SRIOV), then RXQ
3928  * flushes should be initiated via this MCDI operation, rather than via
3929  * directly writing FLUSH_CMD.
3930  *
3931  * The flush is completed (either done/fail) asynchronously (after this command
3932  * returns). The driver must still wait for flush done/failure events as usual.
3933  */
3934 #define MC_CMD_FLUSH_RX_QUEUES 0x27
3935
3936 /* MC_CMD_FLUSH_RX_QUEUES_IN msgrequest */
3937 #define MC_CMD_FLUSH_RX_QUEUES_IN_LENMIN 4
3938 #define MC_CMD_FLUSH_RX_QUEUES_IN_LENMAX 252
3939 #define MC_CMD_FLUSH_RX_QUEUES_IN_LENMAX_MCDI2 1020
3940 #define MC_CMD_FLUSH_RX_QUEUES_IN_LEN(num) (0+4*(num))
3941 #define MC_CMD_FLUSH_RX_QUEUES_IN_QID_OFST_NUM(len) (((len)-0)/4)
3942 #define MC_CMD_FLUSH_RX_QUEUES_IN_QID_OFST_OFST 0
3943 #define MC_CMD_FLUSH_RX_QUEUES_IN_QID_OFST_LEN 4
3944 #define MC_CMD_FLUSH_RX_QUEUES_IN_QID_OFST_MINNUM 1
3945 #define MC_CMD_FLUSH_RX_QUEUES_IN_QID_OFST_MAXNUM 63
3946 #define MC_CMD_FLUSH_RX_QUEUES_IN_QID_OFST_MAXNUM_MCDI2 255
3947
3948 /* MC_CMD_FLUSH_RX_QUEUES_OUT msgresponse */
3949 #define MC_CMD_FLUSH_RX_QUEUES_OUT_LEN 0
3950
3951
3952 /***********************************/
3953 /* MC_CMD_GET_LOOPBACK_MODES
3954  * Returns a bitmask of loopback modes available at each speed.
3955  */
3956 #define MC_CMD_GET_LOOPBACK_MODES 0x28
3957 #undef  MC_CMD_0x28_PRIVILEGE_CTG
3958
3959 #define MC_CMD_0x28_PRIVILEGE_CTG SRIOV_CTG_GENERAL
3960
3961 /* MC_CMD_GET_LOOPBACK_MODES_IN msgrequest */
3962 #define MC_CMD_GET_LOOPBACK_MODES_IN_LEN 0
3963
3964 /* MC_CMD_GET_LOOPBACK_MODES_OUT msgresponse */
3965 #define MC_CMD_GET_LOOPBACK_MODES_OUT_LEN 40
3966 /* Supported loopbacks. */
3967 #define MC_CMD_GET_LOOPBACK_MODES_OUT_100M_OFST 0
3968 #define MC_CMD_GET_LOOPBACK_MODES_OUT_100M_LEN 8
3969 #define MC_CMD_GET_LOOPBACK_MODES_OUT_100M_LO_OFST 0
3970 #define MC_CMD_GET_LOOPBACK_MODES_OUT_100M_HI_OFST 4
3971 /* enum: None. */
3972 #define MC_CMD_LOOPBACK_NONE 0x0
3973 /* enum: Data. */
3974 #define MC_CMD_LOOPBACK_DATA 0x1
3975 /* enum: GMAC. */
3976 #define MC_CMD_LOOPBACK_GMAC 0x2
3977 /* enum: XGMII. */
3978 #define MC_CMD_LOOPBACK_XGMII 0x3
3979 /* enum: XGXS. */
3980 #define MC_CMD_LOOPBACK_XGXS 0x4
3981 /* enum: XAUI. */
3982 #define MC_CMD_LOOPBACK_XAUI 0x5
3983 /* enum: GMII. */
3984 #define MC_CMD_LOOPBACK_GMII 0x6
3985 /* enum: SGMII. */
3986 #define MC_CMD_LOOPBACK_SGMII 0x7
3987 /* enum: XGBR. */
3988 #define MC_CMD_LOOPBACK_XGBR 0x8
3989 /* enum: XFI. */
3990 #define MC_CMD_LOOPBACK_XFI 0x9
3991 /* enum: XAUI Far. */
3992 #define MC_CMD_LOOPBACK_XAUI_FAR 0xa
3993 /* enum: GMII Far. */
3994 #define MC_CMD_LOOPBACK_GMII_FAR 0xb
3995 /* enum: SGMII Far. */
3996 #define MC_CMD_LOOPBACK_SGMII_FAR 0xc
3997 /* enum: XFI Far. */
3998 #define MC_CMD_LOOPBACK_XFI_FAR 0xd
3999 /* enum: GPhy. */
4000 #define MC_CMD_LOOPBACK_GPHY 0xe
4001 /* enum: PhyXS. */
4002 #define MC_CMD_LOOPBACK_PHYXS 0xf
4003 /* enum: PCS. */
4004 #define MC_CMD_LOOPBACK_PCS 0x10
4005 /* enum: PMA-PMD. */
4006 #define MC_CMD_LOOPBACK_PMAPMD 0x11
4007 /* enum: Cross-Port. */
4008 #define MC_CMD_LOOPBACK_XPORT 0x12
4009 /* enum: XGMII-Wireside. */
4010 #define MC_CMD_LOOPBACK_XGMII_WS 0x13
4011 /* enum: XAUI Wireside. */
4012 #define MC_CMD_LOOPBACK_XAUI_WS 0x14
4013 /* enum: XAUI Wireside Far. */
4014 #define MC_CMD_LOOPBACK_XAUI_WS_FAR 0x15
4015 /* enum: XAUI Wireside near. */
4016 #define MC_CMD_LOOPBACK_XAUI_WS_NEAR 0x16
4017 /* enum: GMII Wireside. */
4018 #define MC_CMD_LOOPBACK_GMII_WS 0x17
4019 /* enum: XFI Wireside. */
4020 #define MC_CMD_LOOPBACK_XFI_WS 0x18
4021 /* enum: XFI Wireside Far. */
4022 #define MC_CMD_LOOPBACK_XFI_WS_FAR 0x19
4023 /* enum: PhyXS Wireside. */
4024 #define MC_CMD_LOOPBACK_PHYXS_WS 0x1a
4025 /* enum: PMA lanes MAC-Serdes. */
4026 #define MC_CMD_LOOPBACK_PMA_INT 0x1b
4027 /* enum: KR Serdes Parallel (Encoder). */
4028 #define MC_CMD_LOOPBACK_SD_NEAR 0x1c
4029 /* enum: KR Serdes Serial. */
4030 #define MC_CMD_LOOPBACK_SD_FAR 0x1d
4031 /* enum: PMA lanes MAC-Serdes Wireside. */
4032 #define MC_CMD_LOOPBACK_PMA_INT_WS 0x1e
4033 /* enum: KR Serdes Parallel Wireside (Full PCS). */
4034 #define MC_CMD_LOOPBACK_SD_FEP2_WS 0x1f
4035 /* enum: KR Serdes Parallel Wireside (Sym Aligner to TX). */
4036 #define MC_CMD_LOOPBACK_SD_FEP1_5_WS 0x20
4037 /* enum: KR Serdes Parallel Wireside (Deserializer to Serializer). */
4038 #define MC_CMD_LOOPBACK_SD_FEP_WS 0x21
4039 /* enum: KR Serdes Serial Wireside. */
4040 #define MC_CMD_LOOPBACK_SD_FES_WS 0x22
4041 /* enum: Near side of AOE Siena side port */
4042 #define MC_CMD_LOOPBACK_AOE_INT_NEAR 0x23
4043 /* enum: Medford Wireside datapath loopback */
4044 #define MC_CMD_LOOPBACK_DATA_WS 0x24
4045 /* enum: Force link up without setting up any physical loopback (snapper use
4046  * only)
4047  */
4048 #define MC_CMD_LOOPBACK_FORCE_EXT_LINK 0x25
4049 /* Supported loopbacks. */
4050 #define MC_CMD_GET_LOOPBACK_MODES_OUT_1G_OFST 8
4051 #define MC_CMD_GET_LOOPBACK_MODES_OUT_1G_LEN 8
4052 #define MC_CMD_GET_LOOPBACK_MODES_OUT_1G_LO_OFST 8
4053 #define MC_CMD_GET_LOOPBACK_MODES_OUT_1G_HI_OFST 12
4054 /*            Enum values, see field(s): */
4055 /*               100M */
4056 /* Supported loopbacks. */
4057 #define MC_CMD_GET_LOOPBACK_MODES_OUT_10G_OFST 16
4058 #define MC_CMD_GET_LOOPBACK_MODES_OUT_10G_LEN 8
4059 #define MC_CMD_GET_LOOPBACK_MODES_OUT_10G_LO_OFST 16
4060 #define MC_CMD_GET_LOOPBACK_MODES_OUT_10G_HI_OFST 20
4061 /*            Enum values, see field(s): */
4062 /*               100M */
4063 /* Supported loopbacks. */
4064 #define MC_CMD_GET_LOOPBACK_MODES_OUT_SUGGESTED_OFST 24
4065 #define MC_CMD_GET_LOOPBACK_MODES_OUT_SUGGESTED_LEN 8
4066 #define MC_CMD_GET_LOOPBACK_MODES_OUT_SUGGESTED_LO_OFST 24
4067 #define MC_CMD_GET_LOOPBACK_MODES_OUT_SUGGESTED_HI_OFST 28
4068 /*            Enum values, see field(s): */
4069 /*               100M */
4070 /* Supported loopbacks. */
4071 #define MC_CMD_GET_LOOPBACK_MODES_OUT_40G_OFST 32
4072 #define MC_CMD_GET_LOOPBACK_MODES_OUT_40G_LEN 8
4073 #define MC_CMD_GET_LOOPBACK_MODES_OUT_40G_LO_OFST 32
4074 #define MC_CMD_GET_LOOPBACK_MODES_OUT_40G_HI_OFST 36
4075 /*            Enum values, see field(s): */
4076 /*               100M */
4077
4078 /* MC_CMD_GET_LOOPBACK_MODES_OUT_V2 msgresponse: Supported loopback modes for
4079  * newer NICs with 25G/50G/100G support
4080  */
4081 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_LEN 64
4082 /* Supported loopbacks. */
4083 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_100M_OFST 0
4084 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_100M_LEN 8
4085 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_100M_LO_OFST 0
4086 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_100M_HI_OFST 4
4087 /* enum: None. */
4088 /*               MC_CMD_LOOPBACK_NONE 0x0 */
4089 /* enum: Data. */
4090 /*               MC_CMD_LOOPBACK_DATA 0x1 */
4091 /* enum: GMAC. */
4092 /*               MC_CMD_LOOPBACK_GMAC 0x2 */
4093 /* enum: XGMII. */
4094 /*               MC_CMD_LOOPBACK_XGMII 0x3 */
4095 /* enum: XGXS. */
4096 /*               MC_CMD_LOOPBACK_XGXS 0x4 */
4097 /* enum: XAUI. */
4098 /*               MC_CMD_LOOPBACK_XAUI 0x5 */
4099 /* enum: GMII. */
4100 /*               MC_CMD_LOOPBACK_GMII 0x6 */
4101 /* enum: SGMII. */
4102 /*               MC_CMD_LOOPBACK_SGMII 0x7 */
4103 /* enum: XGBR. */
4104 /*               MC_CMD_LOOPBACK_XGBR 0x8 */
4105 /* enum: XFI. */
4106 /*               MC_CMD_LOOPBACK_XFI 0x9 */
4107 /* enum: XAUI Far. */
4108 /*               MC_CMD_LOOPBACK_XAUI_FAR 0xa */
4109 /* enum: GMII Far. */
4110 /*               MC_CMD_LOOPBACK_GMII_FAR 0xb */
4111 /* enum: SGMII Far. */
4112 /*               MC_CMD_LOOPBACK_SGMII_FAR 0xc */
4113 /* enum: XFI Far. */
4114 /*               MC_CMD_LOOPBACK_XFI_FAR 0xd */
4115 /* enum: GPhy. */
4116 /*               MC_CMD_LOOPBACK_GPHY 0xe */
4117 /* enum: PhyXS. */
4118 /*               MC_CMD_LOOPBACK_PHYXS 0xf */
4119 /* enum: PCS. */
4120 /*               MC_CMD_LOOPBACK_PCS 0x10 */
4121 /* enum: PMA-PMD. */
4122 /*               MC_CMD_LOOPBACK_PMAPMD 0x11 */
4123 /* enum: Cross-Port. */
4124 /*               MC_CMD_LOOPBACK_XPORT 0x12 */
4125 /* enum: XGMII-Wireside. */
4126 /*               MC_CMD_LOOPBACK_XGMII_WS 0x13 */
4127 /* enum: XAUI Wireside. */
4128 /*               MC_CMD_LOOPBACK_XAUI_WS 0x14 */
4129 /* enum: XAUI Wireside Far. */
4130 /*               MC_CMD_LOOPBACK_XAUI_WS_FAR 0x15 */
4131 /* enum: XAUI Wireside near. */
4132 /*               MC_CMD_LOOPBACK_XAUI_WS_NEAR 0x16 */
4133 /* enum: GMII Wireside. */
4134 /*               MC_CMD_LOOPBACK_GMII_WS 0x17 */
4135 /* enum: XFI Wireside. */
4136 /*               MC_CMD_LOOPBACK_XFI_WS 0x18 */
4137 /* enum: XFI Wireside Far. */
4138 /*               MC_CMD_LOOPBACK_XFI_WS_FAR 0x19 */
4139 /* enum: PhyXS Wireside. */
4140 /*               MC_CMD_LOOPBACK_PHYXS_WS 0x1a */
4141 /* enum: PMA lanes MAC-Serdes. */
4142 /*               MC_CMD_LOOPBACK_PMA_INT 0x1b */
4143 /* enum: KR Serdes Parallel (Encoder). */
4144 /*               MC_CMD_LOOPBACK_SD_NEAR 0x1c */
4145 /* enum: KR Serdes Serial. */
4146 /*               MC_CMD_LOOPBACK_SD_FAR 0x1d */
4147 /* enum: PMA lanes MAC-Serdes Wireside. */
4148 /*               MC_CMD_LOOPBACK_PMA_INT_WS 0x1e */
4149 /* enum: KR Serdes Parallel Wireside (Full PCS). */
4150 /*               MC_CMD_LOOPBACK_SD_FEP2_WS 0x1f */
4151 /* enum: KR Serdes Parallel Wireside (Sym Aligner to TX). */
4152 /*               MC_CMD_LOOPBACK_SD_FEP1_5_WS 0x20 */
4153 /* enum: KR Serdes Parallel Wireside (Deserializer to Serializer). */
4154 /*               MC_CMD_LOOPBACK_SD_FEP_WS 0x21 */
4155 /* enum: KR Serdes Serial Wireside. */
4156 /*               MC_CMD_LOOPBACK_SD_FES_WS 0x22 */
4157 /* enum: Near side of AOE Siena side port */
4158 /*               MC_CMD_LOOPBACK_AOE_INT_NEAR 0x23 */
4159 /* enum: Medford Wireside datapath loopback */
4160 /*               MC_CMD_LOOPBACK_DATA_WS 0x24 */
4161 /* enum: Force link up without setting up any physical loopback (snapper use
4162  * only)
4163  */
4164 /*               MC_CMD_LOOPBACK_FORCE_EXT_LINK 0x25 */
4165 /* Supported loopbacks. */
4166 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_1G_OFST 8
4167 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_1G_LEN 8
4168 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_1G_LO_OFST 8
4169 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_1G_HI_OFST 12
4170 /*            Enum values, see field(s): */
4171 /*               100M */
4172 /* Supported loopbacks. */
4173 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_10G_OFST 16
4174 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_10G_LEN 8
4175 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_10G_LO_OFST 16
4176 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_10G_HI_OFST 20
4177 /*            Enum values, see field(s): */
4178 /*               100M */
4179 /* Supported loopbacks. */
4180 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_SUGGESTED_OFST 24
4181 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_SUGGESTED_LEN 8
4182 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_SUGGESTED_LO_OFST 24
4183 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_SUGGESTED_HI_OFST 28
4184 /*            Enum values, see field(s): */
4185 /*               100M */
4186 /* Supported loopbacks. */
4187 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_40G_OFST 32
4188 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_40G_LEN 8
4189 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_40G_LO_OFST 32
4190 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_40G_HI_OFST 36
4191 /*            Enum values, see field(s): */
4192 /*               100M */
4193 /* Supported 25G loopbacks. */
4194 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_25G_OFST 40
4195 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_25G_LEN 8
4196 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_25G_LO_OFST 40
4197 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_25G_HI_OFST 44
4198 /*            Enum values, see field(s): */
4199 /*               100M */
4200 /* Supported 50 loopbacks. */
4201 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_50G_OFST 48
4202 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_50G_LEN 8
4203 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_50G_LO_OFST 48
4204 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_50G_HI_OFST 52
4205 /*            Enum values, see field(s): */
4206 /*               100M */
4207 /* Supported 100G loopbacks. */
4208 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_100G_OFST 56
4209 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_100G_LEN 8
4210 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_100G_LO_OFST 56
4211 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_100G_HI_OFST 60
4212 /*            Enum values, see field(s): */
4213 /*               100M */
4214
4215 /* AN_TYPE structuredef: Auto-negotiation types defined in IEEE802.3 */
4216 #define AN_TYPE_LEN 4
4217 #define AN_TYPE_TYPE_OFST 0
4218 #define AN_TYPE_TYPE_LEN 4
4219 /* enum: None, AN disabled or not supported */
4220 #define MC_CMD_AN_NONE 0x0
4221 /* enum: Clause 28 - BASE-T */
4222 #define MC_CMD_AN_CLAUSE28 0x1
4223 /* enum: Clause 37 - BASE-X */
4224 #define MC_CMD_AN_CLAUSE37 0x2
4225 /* enum: Clause 73 - BASE-R startup protocol for backplane and copper cable
4226  * assemblies. Includes Clause 72/Clause 92 link-training.
4227  */
4228 #define MC_CMD_AN_CLAUSE73 0x3
4229 #define AN_TYPE_TYPE_LBN 0
4230 #define AN_TYPE_TYPE_WIDTH 32
4231
4232 /* FEC_TYPE structuredef: Forward error correction types defined in IEEE802.3
4233  */
4234 #define FEC_TYPE_LEN 4
4235 #define FEC_TYPE_TYPE_OFST 0
4236 #define FEC_TYPE_TYPE_LEN 4
4237 /* enum: No FEC */
4238 #define MC_CMD_FEC_NONE 0x0
4239 /* enum: Clause 74 BASE-R FEC (a.k.a Firecode) */
4240 #define MC_CMD_FEC_BASER 0x1
4241 /* enum: Clause 91/Clause 108 Reed-Solomon FEC */
4242 #define MC_CMD_FEC_RS 0x2
4243 #define FEC_TYPE_TYPE_LBN 0
4244 #define FEC_TYPE_TYPE_WIDTH 32
4245
4246
4247 /***********************************/
4248 /* MC_CMD_GET_LINK
4249  * Read the unified MAC/PHY link state. Locks required: None Return code: 0,
4250  * ETIME.
4251  */
4252 #define MC_CMD_GET_LINK 0x29
4253 #undef  MC_CMD_0x29_PRIVILEGE_CTG
4254
4255 #define MC_CMD_0x29_PRIVILEGE_CTG SRIOV_CTG_GENERAL
4256
4257 /* MC_CMD_GET_LINK_IN msgrequest */
4258 #define MC_CMD_GET_LINK_IN_LEN 0
4259
4260 /* MC_CMD_GET_LINK_OUT msgresponse */
4261 #define MC_CMD_GET_LINK_OUT_LEN 28
4262 /* Near-side advertised capabilities. Refer to
4263  * MC_CMD_GET_PHY_CFG_OUT/SUPPORTED_CAP for bit definitions.
4264  */
4265 #define MC_CMD_GET_LINK_OUT_CAP_OFST 0
4266 #define MC_CMD_GET_LINK_OUT_CAP_LEN 4
4267 /* Link-partner advertised capabilities. Refer to
4268  * MC_CMD_GET_PHY_CFG_OUT/SUPPORTED_CAP for bit definitions.
4269  */
4270 #define MC_CMD_GET_LINK_OUT_LP_CAP_OFST 4
4271 #define MC_CMD_GET_LINK_OUT_LP_CAP_LEN 4
4272 /* Autonegotiated speed in mbit/s. The link may still be down even if this
4273  * reads non-zero.
4274  */
4275 #define MC_CMD_GET_LINK_OUT_LINK_SPEED_OFST 8
4276 #define MC_CMD_GET_LINK_OUT_LINK_SPEED_LEN 4
4277 /* Current loopback setting. */
4278 #define MC_CMD_GET_LINK_OUT_LOOPBACK_MODE_OFST 12
4279 #define MC_CMD_GET_LINK_OUT_LOOPBACK_MODE_LEN 4
4280 /*            Enum values, see field(s): */
4281 /*               MC_CMD_GET_LOOPBACK_MODES/MC_CMD_GET_LOOPBACK_MODES_OUT/100M */
4282 #define MC_CMD_GET_LINK_OUT_FLAGS_OFST 16
4283 #define MC_CMD_GET_LINK_OUT_FLAGS_LEN 4
4284 #define MC_CMD_GET_LINK_OUT_LINK_UP_OFST 16
4285 #define MC_CMD_GET_LINK_OUT_LINK_UP_LBN 0
4286 #define MC_CMD_GET_LINK_OUT_LINK_UP_WIDTH 1
4287 #define MC_CMD_GET_LINK_OUT_FULL_DUPLEX_OFST 16
4288 #define MC_CMD_GET_LINK_OUT_FULL_DUPLEX_LBN 1
4289 #define MC_CMD_GET_LINK_OUT_FULL_DUPLEX_WIDTH 1
4290 #define MC_CMD_GET_LINK_OUT_BPX_LINK_OFST 16
4291 #define MC_CMD_GET_LINK_OUT_BPX_LINK_LBN 2
4292 #define MC_CMD_GET_LINK_OUT_BPX_LINK_WIDTH 1
4293 #define MC_CMD_GET_LINK_OUT_PHY_LINK_OFST 16
4294 #define MC_CMD_GET_LINK_OUT_PHY_LINK_LBN 3
4295 #define MC_CMD_GET_LINK_OUT_PHY_LINK_WIDTH 1
4296 #define MC_CMD_GET_LINK_OUT_LINK_FAULT_RX_OFST 16
4297 #define MC_CMD_GET_LINK_OUT_LINK_FAULT_RX_LBN 6
4298 #define MC_CMD_GET_LINK_OUT_LINK_FAULT_RX_WIDTH 1
4299 #define MC_CMD_GET_LINK_OUT_LINK_FAULT_TX_OFST 16
4300 #define MC_CMD_GET_LINK_OUT_LINK_FAULT_TX_LBN 7
4301 #define MC_CMD_GET_LINK_OUT_LINK_FAULT_TX_WIDTH 1
4302 #define MC_CMD_GET_LINK_OUT_MODULE_UP_VALID_OFST 16
4303 #define MC_CMD_GET_LINK_OUT_MODULE_UP_VALID_LBN 8
4304 #define MC_CMD_GET_LINK_OUT_MODULE_UP_VALID_WIDTH 1
4305 #define MC_CMD_GET_LINK_OUT_MODULE_UP_OFST 16
4306 #define MC_CMD_GET_LINK_OUT_MODULE_UP_LBN 9
4307 #define MC_CMD_GET_LINK_OUT_MODULE_UP_WIDTH 1
4308 /* This returns the negotiated flow control value. */
4309 #define MC_CMD_GET_LINK_OUT_FCNTL_OFST 20
4310 #define MC_CMD_GET_LINK_OUT_FCNTL_LEN 4
4311 /*            Enum values, see field(s): */
4312 /*               MC_CMD_SET_MAC/MC_CMD_SET_MAC_IN/FCNTL */
4313 #define MC_CMD_GET_LINK_OUT_MAC_FAULT_OFST 24
4314 #define MC_CMD_GET_LINK_OUT_MAC_FAULT_LEN 4
4315 #define MC_CMD_MAC_FAULT_XGMII_LOCAL_OFST 24
4316 #define MC_CMD_MAC_FAULT_XGMII_LOCAL_LBN 0
4317 #define MC_CMD_MAC_FAULT_XGMII_LOCAL_WIDTH 1
4318 #define MC_CMD_MAC_FAULT_XGMII_REMOTE_OFST 24
4319 #define MC_CMD_MAC_FAULT_XGMII_REMOTE_LBN 1
4320 #define MC_CMD_MAC_FAULT_XGMII_REMOTE_WIDTH 1
4321 #define MC_CMD_MAC_FAULT_SGMII_REMOTE_OFST 24
4322 #define MC_CMD_MAC_FAULT_SGMII_REMOTE_LBN 2
4323 #define MC_CMD_MAC_FAULT_SGMII_REMOTE_WIDTH 1
4324 #define MC_CMD_MAC_FAULT_PENDING_RECONFIG_OFST 24
4325 #define MC_CMD_MAC_FAULT_PENDING_RECONFIG_LBN 3
4326 #define MC_CMD_MAC_FAULT_PENDING_RECONFIG_WIDTH 1
4327
4328 /* MC_CMD_GET_LINK_OUT_V2 msgresponse: Extended link state information */
4329 #define MC_CMD_GET_LINK_OUT_V2_LEN 44
4330 /* Near-side advertised capabilities. Refer to
4331  * MC_CMD_GET_PHY_CFG_OUT/SUPPORTED_CAP for bit definitions.
4332  */
4333 #define MC_CMD_GET_LINK_OUT_V2_CAP_OFST 0
4334 #define MC_CMD_GET_LINK_OUT_V2_CAP_LEN 4
4335 /* Link-partner advertised capabilities. Refer to
4336  * MC_CMD_GET_PHY_CFG_OUT/SUPPORTED_CAP for bit definitions.
4337  */
4338 #define MC_CMD_GET_LINK_OUT_V2_LP_CAP_OFST 4
4339 #define MC_CMD_GET_LINK_OUT_V2_LP_CAP_LEN 4
4340 /* Autonegotiated speed in mbit/s. The link may still be down even if this
4341  * reads non-zero.
4342  */
4343 #define MC_CMD_GET_LINK_OUT_V2_LINK_SPEED_OFST 8
4344 #define MC_CMD_GET_LINK_OUT_V2_LINK_SPEED_LEN 4
4345 /* Current loopback setting. */
4346 #define MC_CMD_GET_LINK_OUT_V2_LOOPBACK_MODE_OFST 12
4347 #define MC_CMD_GET_LINK_OUT_V2_LOOPBACK_MODE_LEN 4
4348 /*            Enum values, see field(s): */
4349 /*               MC_CMD_GET_LOOPBACK_MODES/MC_CMD_GET_LOOPBACK_MODES_OUT/100M */
4350 #define MC_CMD_GET_LINK_OUT_V2_FLAGS_OFST 16
4351 #define MC_CMD_GET_LINK_OUT_V2_FLAGS_LEN 4
4352 #define MC_CMD_GET_LINK_OUT_V2_LINK_UP_OFST 16
4353 #define MC_CMD_GET_LINK_OUT_V2_LINK_UP_LBN 0
4354 #define MC_CMD_GET_LINK_OUT_V2_LINK_UP_WIDTH 1
4355 #define MC_CMD_GET_LINK_OUT_V2_FULL_DUPLEX_OFST 16
4356 #define MC_CMD_GET_LINK_OUT_V2_FULL_DUPLEX_LBN 1
4357 #define MC_CMD_GET_LINK_OUT_V2_FULL_DUPLEX_WIDTH 1
4358 #define MC_CMD_GET_LINK_OUT_V2_BPX_LINK_OFST 16
4359 #define MC_CMD_GET_LINK_OUT_V2_BPX_LINK_LBN 2
4360 #define MC_CMD_GET_LINK_OUT_V2_BPX_LINK_WIDTH 1
4361 #define MC_CMD_GET_LINK_OUT_V2_PHY_LINK_OFST 16
4362 #define MC_CMD_GET_LINK_OUT_V2_PHY_LINK_LBN 3
4363 #define MC_CMD_GET_LINK_OUT_V2_PHY_LINK_WIDTH 1
4364 #define MC_CMD_GET_LINK_OUT_V2_LINK_FAULT_RX_OFST 16
4365 #define MC_CMD_GET_LINK_OUT_V2_LINK_FAULT_RX_LBN 6
4366 #define MC_CMD_GET_LINK_OUT_V2_LINK_FAULT_RX_WIDTH 1
4367 #define MC_CMD_GET_LINK_OUT_V2_LINK_FAULT_TX_OFST 16
4368 #define MC_CMD_GET_LINK_OUT_V2_LINK_FAULT_TX_LBN 7
4369 #define MC_CMD_GET_LINK_OUT_V2_LINK_FAULT_TX_WIDTH 1
4370 #define MC_CMD_GET_LINK_OUT_V2_MODULE_UP_VALID_OFST 16
4371 #define MC_CMD_GET_LINK_OUT_V2_MODULE_UP_VALID_LBN 8
4372 #define MC_CMD_GET_LINK_OUT_V2_MODULE_UP_VALID_WIDTH 1
4373 #define MC_CMD_GET_LINK_OUT_V2_MODULE_UP_OFST 16
4374 #define MC_CMD_GET_LINK_OUT_V2_MODULE_UP_LBN 9
4375 #define MC_CMD_GET_LINK_OUT_V2_MODULE_UP_WIDTH 1
4376 /* This returns the negotiated flow control value. */
4377 #define MC_CMD_GET_LINK_OUT_V2_FCNTL_OFST 20
4378 #define MC_CMD_GET_LINK_OUT_V2_FCNTL_LEN 4
4379 /*            Enum values, see field(s): */
4380 /*               MC_CMD_SET_MAC/MC_CMD_SET_MAC_IN/FCNTL */
4381 #define MC_CMD_GET_LINK_OUT_V2_MAC_FAULT_OFST 24
4382 #define MC_CMD_GET_LINK_OUT_V2_MAC_FAULT_LEN 4
4383 /*             MC_CMD_MAC_FAULT_XGMII_LOCAL_OFST 24 */
4384 /*             MC_CMD_MAC_FAULT_XGMII_LOCAL_LBN 0 */
4385 /*             MC_CMD_MAC_FAULT_XGMII_LOCAL_WIDTH 1 */
4386 /*             MC_CMD_MAC_FAULT_XGMII_REMOTE_OFST 24 */
4387 /*             MC_CMD_MAC_FAULT_XGMII_REMOTE_LBN 1 */
4388 /*             MC_CMD_MAC_FAULT_XGMII_REMOTE_WIDTH 1 */
4389 /*             MC_CMD_MAC_FAULT_SGMII_REMOTE_OFST 24 */
4390 /*             MC_CMD_MAC_FAULT_SGMII_REMOTE_LBN 2 */
4391 /*             MC_CMD_MAC_FAULT_SGMII_REMOTE_WIDTH 1 */
4392 /*             MC_CMD_MAC_FAULT_PENDING_RECONFIG_OFST 24 */
4393 /*             MC_CMD_MAC_FAULT_PENDING_RECONFIG_LBN 3 */
4394 /*             MC_CMD_MAC_FAULT_PENDING_RECONFIG_WIDTH 1 */
4395 /* True local device capabilities (taking into account currently used PMD/MDI,
4396  * e.g. plugged-in module). In general, subset of
4397  * MC_CMD_GET_PHY_CFG_OUT/SUPPORTED_CAP, but may include extra _FEC_REQUEST
4398  * bits, if the PMD requires FEC. 0 if unknown (e.g. module unplugged). Equal
4399  * to SUPPORTED_CAP for non-pluggable PMDs. Refer to
4400  * MC_CMD_GET_PHY_CFG_OUT/SUPPORTED_CAP for bit definitions.
4401  */
4402 #define MC_CMD_GET_LINK_OUT_V2_LD_CAP_OFST 28
4403 #define MC_CMD_GET_LINK_OUT_V2_LD_CAP_LEN 4
4404 /* Auto-negotiation type used on the link */
4405 #define MC_CMD_GET_LINK_OUT_V2_AN_TYPE_OFST 32
4406 #define MC_CMD_GET_LINK_OUT_V2_AN_TYPE_LEN 4
4407 /*            Enum values, see field(s): */
4408 /*               AN_TYPE/TYPE */
4409 /* Forward error correction used on the link */
4410 #define MC_CMD_GET_LINK_OUT_V2_FEC_TYPE_OFST 36
4411 #define MC_CMD_GET_LINK_OUT_V2_FEC_TYPE_LEN 4
4412 /*            Enum values, see field(s): */
4413 /*               FEC_TYPE/TYPE */
4414 #define MC_CMD_GET_LINK_OUT_V2_EXT_FLAGS_OFST 40
4415 #define MC_CMD_GET_LINK_OUT_V2_EXT_FLAGS_LEN 4
4416 #define MC_CMD_GET_LINK_OUT_V2_PMD_MDI_CONNECTED_OFST 40
4417 #define MC_CMD_GET_LINK_OUT_V2_PMD_MDI_CONNECTED_LBN 0
4418 #define MC_CMD_GET_LINK_OUT_V2_PMD_MDI_CONNECTED_WIDTH 1
4419 #define MC_CMD_GET_LINK_OUT_V2_PMD_READY_OFST 40
4420 #define MC_CMD_GET_LINK_OUT_V2_PMD_READY_LBN 1
4421 #define MC_CMD_GET_LINK_OUT_V2_PMD_READY_WIDTH 1
4422 #define MC_CMD_GET_LINK_OUT_V2_PMD_LINK_UP_OFST 40
4423 #define MC_CMD_GET_LINK_OUT_V2_PMD_LINK_UP_LBN 2
4424 #define MC_CMD_GET_LINK_OUT_V2_PMD_LINK_UP_WIDTH 1
4425 #define MC_CMD_GET_LINK_OUT_V2_PMA_LINK_UP_OFST 40
4426 #define MC_CMD_GET_LINK_OUT_V2_PMA_LINK_UP_LBN 3
4427 #define MC_CMD_GET_LINK_OUT_V2_PMA_LINK_UP_WIDTH 1
4428 #define MC_CMD_GET_LINK_OUT_V2_PCS_LOCK_OFST 40
4429 #define MC_CMD_GET_LINK_OUT_V2_PCS_LOCK_LBN 4
4430 #define MC_CMD_GET_LINK_OUT_V2_PCS_LOCK_WIDTH 1
4431 #define MC_CMD_GET_LINK_OUT_V2_ALIGN_LOCK_OFST 40
4432 #define MC_CMD_GET_LINK_OUT_V2_ALIGN_LOCK_LBN 5
4433 #define MC_CMD_GET_LINK_OUT_V2_ALIGN_LOCK_WIDTH 1
4434 #define MC_CMD_GET_LINK_OUT_V2_HI_BER_OFST 40
4435 #define MC_CMD_GET_LINK_OUT_V2_HI_BER_LBN 6
4436 #define MC_CMD_GET_LINK_OUT_V2_HI_BER_WIDTH 1
4437 #define MC_CMD_GET_LINK_OUT_V2_FEC_LOCK_OFST 40
4438 #define MC_CMD_GET_LINK_OUT_V2_FEC_LOCK_LBN 7
4439 #define MC_CMD_GET_LINK_OUT_V2_FEC_LOCK_WIDTH 1
4440 #define MC_CMD_GET_LINK_OUT_V2_AN_DONE_OFST 40
4441 #define MC_CMD_GET_LINK_OUT_V2_AN_DONE_LBN 8
4442 #define MC_CMD_GET_LINK_OUT_V2_AN_DONE_WIDTH 1
4443 #define MC_CMD_GET_LINK_OUT_V2_PORT_SHUTDOWN_OFST 40
4444 #define MC_CMD_GET_LINK_OUT_V2_PORT_SHUTDOWN_LBN 9
4445 #define MC_CMD_GET_LINK_OUT_V2_PORT_SHUTDOWN_WIDTH 1
4446
4447
4448 /***********************************/
4449 /* MC_CMD_SET_LINK
4450  * Write the unified MAC/PHY link configuration. Locks required: None. Return
4451  * code: 0, EINVAL, ETIME, EAGAIN
4452  */
4453 #define MC_CMD_SET_LINK 0x2a
4454 #undef  MC_CMD_0x2a_PRIVILEGE_CTG
4455
4456 #define MC_CMD_0x2a_PRIVILEGE_CTG SRIOV_CTG_LINK
4457
4458 /* MC_CMD_SET_LINK_IN msgrequest */
4459 #define MC_CMD_SET_LINK_IN_LEN 16
4460 /* Near-side advertised capabilities. Refer to
4461  * MC_CMD_GET_PHY_CFG_OUT/SUPPORTED_CAP for bit definitions.
4462  */
4463 #define MC_CMD_SET_LINK_IN_CAP_OFST 0
4464 #define MC_CMD_SET_LINK_IN_CAP_LEN 4
4465 /* Flags */
4466 #define MC_CMD_SET_LINK_IN_FLAGS_OFST 4
4467 #define MC_CMD_SET_LINK_IN_FLAGS_LEN 4
4468 #define MC_CMD_SET_LINK_IN_LOWPOWER_OFST 4
4469 #define MC_CMD_SET_LINK_IN_LOWPOWER_LBN 0
4470 #define MC_CMD_SET_LINK_IN_LOWPOWER_WIDTH 1
4471 #define MC_CMD_SET_LINK_IN_POWEROFF_OFST 4
4472 #define MC_CMD_SET_LINK_IN_POWEROFF_LBN 1
4473 #define MC_CMD_SET_LINK_IN_POWEROFF_WIDTH 1
4474 #define MC_CMD_SET_LINK_IN_TXDIS_OFST 4
4475 #define MC_CMD_SET_LINK_IN_TXDIS_LBN 2
4476 #define MC_CMD_SET_LINK_IN_TXDIS_WIDTH 1
4477 #define MC_CMD_SET_LINK_IN_LINKDOWN_OFST 4
4478 #define MC_CMD_SET_LINK_IN_LINKDOWN_LBN 3
4479 #define MC_CMD_SET_LINK_IN_LINKDOWN_WIDTH 1
4480 /* Loopback mode. */
4481 #define MC_CMD_SET_LINK_IN_LOOPBACK_MODE_OFST 8
4482 #define MC_CMD_SET_LINK_IN_LOOPBACK_MODE_LEN 4
4483 /*            Enum values, see field(s): */
4484 /*               MC_CMD_GET_LOOPBACK_MODES/MC_CMD_GET_LOOPBACK_MODES_OUT/100M */
4485 /* A loopback speed of "0" is supported, and means (choose any available
4486  * speed).
4487  */
4488 #define MC_CMD_SET_LINK_IN_LOOPBACK_SPEED_OFST 12
4489 #define MC_CMD_SET_LINK_IN_LOOPBACK_SPEED_LEN 4
4490
4491 /* MC_CMD_SET_LINK_IN_V2 msgrequest: Updated SET_LINK to include sequence
4492  * number to ensure this SET_LINK command corresponds to the latest
4493  * MODULECHANGE event.
4494  */
4495 #define MC_CMD_SET_LINK_IN_V2_LEN 17
4496 /* Near-side advertised capabilities. Refer to
4497  * MC_CMD_GET_PHY_CFG_OUT/SUPPORTED_CAP for bit definitions.
4498  */
4499 #define MC_CMD_SET_LINK_IN_V2_CAP_OFST 0
4500 #define MC_CMD_SET_LINK_IN_V2_CAP_LEN 4
4501 /* Flags */
4502 #define MC_CMD_SET_LINK_IN_V2_FLAGS_OFST 4
4503 #define MC_CMD_SET_LINK_IN_V2_FLAGS_LEN 4
4504 #define MC_CMD_SET_LINK_IN_V2_LOWPOWER_OFST 4
4505 #define MC_CMD_SET_LINK_IN_V2_LOWPOWER_LBN 0
4506 #define MC_CMD_SET_LINK_IN_V2_LOWPOWER_WIDTH 1
4507 #define MC_CMD_SET_LINK_IN_V2_POWEROFF_OFST 4
4508 #define MC_CMD_SET_LINK_IN_V2_POWEROFF_LBN 1
4509 #define MC_CMD_SET_LINK_IN_V2_POWEROFF_WIDTH 1
4510 #define MC_CMD_SET_LINK_IN_V2_TXDIS_OFST 4
4511 #define MC_CMD_SET_LINK_IN_V2_TXDIS_LBN 2
4512 #define MC_CMD_SET_LINK_IN_V2_TXDIS_WIDTH 1
4513 #define MC_CMD_SET_LINK_IN_V2_LINKDOWN_OFST 4
4514 #define MC_CMD_SET_LINK_IN_V2_LINKDOWN_LBN 3
4515 #define MC_CMD_SET_LINK_IN_V2_LINKDOWN_WIDTH 1
4516 /* Loopback mode. */
4517 #define MC_CMD_SET_LINK_IN_V2_LOOPBACK_MODE_OFST 8
4518 #define MC_CMD_SET_LINK_IN_V2_LOOPBACK_MODE_LEN 4
4519 /*            Enum values, see field(s): */
4520 /*               MC_CMD_GET_LOOPBACK_MODES/MC_CMD_GET_LOOPBACK_MODES_OUT/100M */
4521 /* A loopback speed of "0" is supported, and means (choose any available
4522  * speed).
4523  */
4524 #define MC_CMD_SET_LINK_IN_V2_LOOPBACK_SPEED_OFST 12
4525 #define MC_CMD_SET_LINK_IN_V2_LOOPBACK_SPEED_LEN 4
4526 #define MC_CMD_SET_LINK_IN_V2_MODULE_SEQ_OFST 16
4527 #define MC_CMD_SET_LINK_IN_V2_MODULE_SEQ_LEN 1
4528 #define MC_CMD_SET_LINK_IN_V2_MODULE_SEQ_NUMBER_OFST 16
4529 #define MC_CMD_SET_LINK_IN_V2_MODULE_SEQ_NUMBER_LBN 0
4530 #define MC_CMD_SET_LINK_IN_V2_MODULE_SEQ_NUMBER_WIDTH 7
4531 #define MC_CMD_SET_LINK_IN_V2_MODULE_SEQ_IGNORE_OFST 16
4532 #define MC_CMD_SET_LINK_IN_V2_MODULE_SEQ_IGNORE_LBN 7
4533 #define MC_CMD_SET_LINK_IN_V2_MODULE_SEQ_IGNORE_WIDTH 1
4534
4535 /* MC_CMD_SET_LINK_OUT msgresponse */
4536 #define MC_CMD_SET_LINK_OUT_LEN 0
4537
4538
4539 /***********************************/
4540 /* MC_CMD_SET_ID_LED
4541  * Set identification LED state. Locks required: None. Return code: 0, EINVAL
4542  */
4543 #define MC_CMD_SET_ID_LED 0x2b
4544 #undef  MC_CMD_0x2b_PRIVILEGE_CTG
4545
4546 #define MC_CMD_0x2b_PRIVILEGE_CTG SRIOV_CTG_LINK
4547
4548 /* MC_CMD_SET_ID_LED_IN msgrequest */
4549 #define MC_CMD_SET_ID_LED_IN_LEN 4
4550 /* Set LED state. */
4551 #define MC_CMD_SET_ID_LED_IN_STATE_OFST 0
4552 #define MC_CMD_SET_ID_LED_IN_STATE_LEN 4
4553 #define MC_CMD_LED_OFF 0x0 /* enum */
4554 #define MC_CMD_LED_ON 0x1 /* enum */
4555 #define MC_CMD_LED_DEFAULT 0x2 /* enum */
4556
4557 /* MC_CMD_SET_ID_LED_OUT msgresponse */
4558 #define MC_CMD_SET_ID_LED_OUT_LEN 0
4559
4560
4561 /***********************************/
4562 /* MC_CMD_SET_MAC
4563  * Set MAC configuration. Locks required: None. Return code: 0, EINVAL
4564  */
4565 #define MC_CMD_SET_MAC 0x2c
4566 #undef  MC_CMD_0x2c_PRIVILEGE_CTG
4567
4568 #define MC_CMD_0x2c_PRIVILEGE_CTG SRIOV_CTG_GENERAL
4569
4570 /* MC_CMD_SET_MAC_IN msgrequest */
4571 #define MC_CMD_SET_MAC_IN_LEN 28
4572 /* The MTU is the MTU programmed directly into the XMAC/GMAC (inclusive of
4573  * EtherII, VLAN, bug16011 padding).
4574  */
4575 #define MC_CMD_SET_MAC_IN_MTU_OFST 0
4576 #define MC_CMD_SET_MAC_IN_MTU_LEN 4
4577 #define MC_CMD_SET_MAC_IN_DRAIN_OFST 4
4578 #define MC_CMD_SET_MAC_IN_DRAIN_LEN 4
4579 #define MC_CMD_SET_MAC_IN_ADDR_OFST 8
4580 #define MC_CMD_SET_MAC_IN_ADDR_LEN 8
4581 #define MC_CMD_SET_MAC_IN_ADDR_LO_OFST 8
4582 #define MC_CMD_SET_MAC_IN_ADDR_HI_OFST 12
4583 #define MC_CMD_SET_MAC_IN_REJECT_OFST 16
4584 #define MC_CMD_SET_MAC_IN_REJECT_LEN 4
4585 #define MC_CMD_SET_MAC_IN_REJECT_UNCST_OFST 16
4586 #define MC_CMD_SET_MAC_IN_REJECT_UNCST_LBN 0
4587 #define MC_CMD_SET_MAC_IN_REJECT_UNCST_WIDTH 1
4588 #define MC_CMD_SET_MAC_IN_REJECT_BRDCST_OFST 16
4589 #define MC_CMD_SET_MAC_IN_REJECT_BRDCST_LBN 1
4590 #define MC_CMD_SET_MAC_IN_REJECT_BRDCST_WIDTH 1
4591 #define MC_CMD_SET_MAC_IN_FCNTL_OFST 20
4592 #define MC_CMD_SET_MAC_IN_FCNTL_LEN 4
4593 /* enum: Flow control is off. */
4594 #define MC_CMD_FCNTL_OFF 0x0
4595 /* enum: Respond to flow control. */
4596 #define MC_CMD_FCNTL_RESPOND 0x1
4597 /* enum: Respond to and Issue flow control. */
4598 #define MC_CMD_FCNTL_BIDIR 0x2
4599 /* enum: Auto neg flow control. */
4600 #define MC_CMD_FCNTL_AUTO 0x3
4601 /* enum: Priority flow control (eftest builds only). */
4602 #define MC_CMD_FCNTL_QBB 0x4
4603 /* enum: Issue flow control. */
4604 #define MC_CMD_FCNTL_GENERATE 0x5
4605 #define MC_CMD_SET_MAC_IN_FLAGS_OFST 24
4606 #define MC_CMD_SET_MAC_IN_FLAGS_LEN 4
4607 #define MC_CMD_SET_MAC_IN_FLAG_INCLUDE_FCS_OFST 24
4608 #define MC_CMD_SET_MAC_IN_FLAG_INCLUDE_FCS_LBN 0
4609 #define MC_CMD_SET_MAC_IN_FLAG_INCLUDE_FCS_WIDTH 1
4610
4611 /* MC_CMD_SET_MAC_EXT_IN msgrequest */
4612 #define MC_CMD_SET_MAC_EXT_IN_LEN 32
4613 /* The MTU is the MTU programmed directly into the XMAC/GMAC (inclusive of
4614  * EtherII, VLAN, bug16011 padding).
4615  */
4616 #define MC_CMD_SET_MAC_EXT_IN_MTU_OFST 0
4617 #define MC_CMD_SET_MAC_EXT_IN_MTU_LEN 4
4618 #define MC_CMD_SET_MAC_EXT_IN_DRAIN_OFST 4
4619 #define MC_CMD_SET_MAC_EXT_IN_DRAIN_LEN 4
4620 #define MC_CMD_SET_MAC_EXT_IN_ADDR_OFST 8
4621 #define MC_CMD_SET_MAC_EXT_IN_ADDR_LEN 8
4622 #define MC_CMD_SET_MAC_EXT_IN_ADDR_LO_OFST 8
4623 #define MC_CMD_SET_MAC_EXT_IN_ADDR_HI_OFST 12
4624 #define MC_CMD_SET_MAC_EXT_IN_REJECT_OFST 16
4625 #define MC_CMD_SET_MAC_EXT_IN_REJECT_LEN 4
4626 #define MC_CMD_SET_MAC_EXT_IN_REJECT_UNCST_OFST 16
4627 #define MC_CMD_SET_MAC_EXT_IN_REJECT_UNCST_LBN 0
4628 #define MC_CMD_SET_MAC_EXT_IN_REJECT_UNCST_WIDTH 1
4629 #define MC_CMD_SET_MAC_EXT_IN_REJECT_BRDCST_OFST 16
4630 #define MC_CMD_SET_MAC_EXT_IN_REJECT_BRDCST_LBN 1
4631 #define MC_CMD_SET_MAC_EXT_IN_REJECT_BRDCST_WIDTH 1
4632 #define MC_CMD_SET_MAC_EXT_IN_FCNTL_OFST 20
4633 #define MC_CMD_SET_MAC_EXT_IN_FCNTL_LEN 4
4634 /* enum: Flow control is off. */
4635 /*               MC_CMD_FCNTL_OFF 0x0 */
4636 /* enum: Respond to flow control. */
4637 /*               MC_CMD_FCNTL_RESPOND 0x1 */
4638 /* enum: Respond to and Issue flow control. */
4639 /*               MC_CMD_FCNTL_BIDIR 0x2 */
4640 /* enum: Auto neg flow control. */
4641 /*               MC_CMD_FCNTL_AUTO 0x3 */
4642 /* enum: Priority flow control (eftest builds only). */
4643 /*               MC_CMD_FCNTL_QBB 0x4 */
4644 /* enum: Issue flow control. */
4645 /*               MC_CMD_FCNTL_GENERATE 0x5 */
4646 #define MC_CMD_SET_MAC_EXT_IN_FLAGS_OFST 24
4647 #define MC_CMD_SET_MAC_EXT_IN_FLAGS_LEN 4
4648 #define MC_CMD_SET_MAC_EXT_IN_FLAG_INCLUDE_FCS_OFST 24
4649 #define MC_CMD_SET_MAC_EXT_IN_FLAG_INCLUDE_FCS_LBN 0
4650 #define MC_CMD_SET_MAC_EXT_IN_FLAG_INCLUDE_FCS_WIDTH 1
4651 /* Select which parameters to configure. A parameter will only be modified if
4652  * the corresponding control flag is set. If SET_MAC_ENHANCED is not set in
4653  * capabilities then this field is ignored (and all flags are assumed to be
4654  * set).
4655  */
4656 #define MC_CMD_SET_MAC_EXT_IN_CONTROL_OFST 28
4657 #define MC_CMD_SET_MAC_EXT_IN_CONTROL_LEN 4
4658 #define MC_CMD_SET_MAC_EXT_IN_CFG_MTU_OFST 28
4659 #define MC_CMD_SET_MAC_EXT_IN_CFG_MTU_LBN 0
4660 #define MC_CMD_SET_MAC_EXT_IN_CFG_MTU_WIDTH 1
4661 #define MC_CMD_SET_MAC_EXT_IN_CFG_DRAIN_OFST 28
4662 #define MC_CMD_SET_MAC_EXT_IN_CFG_DRAIN_LBN 1
4663 #define MC_CMD_SET_MAC_EXT_IN_CFG_DRAIN_WIDTH 1
4664 #define MC_CMD_SET_MAC_EXT_IN_CFG_REJECT_OFST 28
4665 #define MC_CMD_SET_MAC_EXT_IN_CFG_REJECT_LBN 2
4666 #define MC_CMD_SET_MAC_EXT_IN_CFG_REJECT_WIDTH 1
4667 #define MC_CMD_SET_MAC_EXT_IN_CFG_FCNTL_OFST 28
4668 #define MC_CMD_SET_MAC_EXT_IN_CFG_FCNTL_LBN 3
4669 #define MC_CMD_SET_MAC_EXT_IN_CFG_FCNTL_WIDTH 1
4670 #define MC_CMD_SET_MAC_EXT_IN_CFG_FCS_OFST 28
4671 #define MC_CMD_SET_MAC_EXT_IN_CFG_FCS_LBN 4
4672 #define MC_CMD_SET_MAC_EXT_IN_CFG_FCS_WIDTH 1
4673
4674 /* MC_CMD_SET_MAC_OUT msgresponse */
4675 #define MC_CMD_SET_MAC_OUT_LEN 0
4676
4677 /* MC_CMD_SET_MAC_V2_OUT msgresponse */
4678 #define MC_CMD_SET_MAC_V2_OUT_LEN 4
4679 /* MTU as configured after processing the request. See comment at
4680  * MC_CMD_SET_MAC_IN/MTU. To query MTU without doing any changes, set CONTROL
4681  * to 0.
4682  */
4683 #define MC_CMD_SET_MAC_V2_OUT_MTU_OFST 0
4684 #define MC_CMD_SET_MAC_V2_OUT_MTU_LEN 4
4685
4686
4687 /***********************************/
4688 /* MC_CMD_PHY_STATS
4689  * Get generic PHY statistics. This call returns the statistics for a generic
4690  * PHY in a sparse array (indexed by the enumerate). Each value is represented
4691  * by a 32bit number. If the DMA_ADDR is 0, then no DMA is performed, and the
4692  * statistics may be read from the message response. If DMA_ADDR != 0, then the
4693  * statistics are dmad to that (page-aligned location). Locks required: None.
4694  * Returns: 0, ETIME
4695  */
4696 #define MC_CMD_PHY_STATS 0x2d
4697 #undef  MC_CMD_0x2d_PRIVILEGE_CTG
4698
4699 #define MC_CMD_0x2d_PRIVILEGE_CTG SRIOV_CTG_LINK
4700
4701 /* MC_CMD_PHY_STATS_IN msgrequest */
4702 #define MC_CMD_PHY_STATS_IN_LEN 8
4703 /* ??? */
4704 #define MC_CMD_PHY_STATS_IN_DMA_ADDR_OFST 0
4705 #define MC_CMD_PHY_STATS_IN_DMA_ADDR_LEN 8
4706 #define MC_CMD_PHY_STATS_IN_DMA_ADDR_LO_OFST 0
4707 #define MC_CMD_PHY_STATS_IN_DMA_ADDR_HI_OFST 4
4708
4709 /* MC_CMD_PHY_STATS_OUT_DMA msgresponse */
4710 #define MC_CMD_PHY_STATS_OUT_DMA_LEN 0
4711
4712 /* MC_CMD_PHY_STATS_OUT_NO_DMA msgresponse */
4713 #define MC_CMD_PHY_STATS_OUT_NO_DMA_LEN (((MC_CMD_PHY_NSTATS*32))>>3)
4714 #define MC_CMD_PHY_STATS_OUT_NO_DMA_STATISTICS_OFST 0
4715 #define MC_CMD_PHY_STATS_OUT_NO_DMA_STATISTICS_LEN 4
4716 #define MC_CMD_PHY_STATS_OUT_NO_DMA_STATISTICS_NUM MC_CMD_PHY_NSTATS
4717 /* enum: OUI. */
4718 #define MC_CMD_OUI 0x0
4719 /* enum: PMA-PMD Link Up. */
4720 #define MC_CMD_PMA_PMD_LINK_UP 0x1
4721 /* enum: PMA-PMD RX Fault. */
4722 #define MC_CMD_PMA_PMD_RX_FAULT 0x2
4723 /* enum: PMA-PMD TX Fault. */
4724 #define MC_CMD_PMA_PMD_TX_FAULT 0x3
4725 /* enum: PMA-PMD Signal */
4726 #define MC_CMD_PMA_PMD_SIGNAL 0x4
4727 /* enum: PMA-PMD SNR A. */
4728 #define MC_CMD_PMA_PMD_SNR_A 0x5
4729 /* enum: PMA-PMD SNR B. */
4730 #define MC_CMD_PMA_PMD_SNR_B 0x6
4731 /* enum: PMA-PMD SNR C. */
4732 #define MC_CMD_PMA_PMD_SNR_C 0x7
4733 /* enum: PMA-PMD SNR D. */
4734 #define MC_CMD_PMA_PMD_SNR_D 0x8
4735 /* enum: PCS Link Up. */
4736 #define MC_CMD_PCS_LINK_UP 0x9
4737 /* enum: PCS RX Fault. */
4738 #define MC_CMD_PCS_RX_FAULT 0xa
4739 /* enum: PCS TX Fault. */
4740 #define MC_CMD_PCS_TX_FAULT 0xb
4741 /* enum: PCS BER. */
4742 #define MC_CMD_PCS_BER 0xc
4743 /* enum: PCS Block Errors. */
4744 #define MC_CMD_PCS_BLOCK_ERRORS 0xd
4745 /* enum: PhyXS Link Up. */
4746 #define MC_CMD_PHYXS_LINK_UP 0xe
4747 /* enum: PhyXS RX Fault. */
4748 #define MC_CMD_PHYXS_RX_FAULT 0xf
4749 /* enum: PhyXS TX Fault. */
4750 #define MC_CMD_PHYXS_TX_FAULT 0x10
4751 /* enum: PhyXS Align. */
4752 #define MC_CMD_PHYXS_ALIGN 0x11
4753 /* enum: PhyXS Sync. */
4754 #define MC_CMD_PHYXS_SYNC 0x12
4755 /* enum: AN link-up. */
4756 #define MC_CMD_AN_LINK_UP 0x13
4757 /* enum: AN Complete. */
4758 #define MC_CMD_AN_COMPLETE 0x14
4759 /* enum: AN 10GBaseT Status. */
4760 #define MC_CMD_AN_10GBT_STATUS 0x15
4761 /* enum: Clause 22 Link-Up. */
4762 #define MC_CMD_CL22_LINK_UP 0x16
4763 /* enum: (Last entry) */
4764 #define MC_CMD_PHY_NSTATS 0x17
4765
4766
4767 /***********************************/
4768 /* MC_CMD_MAC_STATS
4769  * Get generic MAC statistics. This call returns unified statistics maintained
4770  * by the MC as it switches between the GMAC and XMAC. The MC will write out
4771  * all supported stats. The driver should zero initialise the buffer to
4772  * guarantee consistent results. If the DMA_ADDR is 0, then no DMA is
4773  * performed, and the statistics may be read from the message response. If
4774  * DMA_ADDR != 0, then the statistics are dmad to that (page-aligned location).
4775  * Locks required: None. The PERIODIC_CLEAR option is not used and now has no
4776  * effect. Returns: 0, ETIME
4777  */
4778 #define MC_CMD_MAC_STATS 0x2e
4779 #undef  MC_CMD_0x2e_PRIVILEGE_CTG
4780
4781 #define MC_CMD_0x2e_PRIVILEGE_CTG SRIOV_CTG_GENERAL
4782
4783 /* MC_CMD_MAC_STATS_IN msgrequest */
4784 #define MC_CMD_MAC_STATS_IN_LEN 20
4785 /* ??? */
4786 #define MC_CMD_MAC_STATS_IN_DMA_ADDR_OFST 0
4787 #define MC_CMD_MAC_STATS_IN_DMA_ADDR_LEN 8
4788 #define MC_CMD_MAC_STATS_IN_DMA_ADDR_LO_OFST 0
4789 #define MC_CMD_MAC_STATS_IN_DMA_ADDR_HI_OFST 4
4790 #define MC_CMD_MAC_STATS_IN_CMD_OFST 8
4791 #define MC_CMD_MAC_STATS_IN_CMD_LEN 4
4792 #define MC_CMD_MAC_STATS_IN_DMA_OFST 8
4793 #define MC_CMD_MAC_STATS_IN_DMA_LBN 0
4794 #define MC_CMD_MAC_STATS_IN_DMA_WIDTH 1
4795 #define MC_CMD_MAC_STATS_IN_CLEAR_OFST 8
4796 #define MC_CMD_MAC_STATS_IN_CLEAR_LBN 1
4797 #define MC_CMD_MAC_STATS_IN_CLEAR_WIDTH 1
4798 #define MC_CMD_MAC_STATS_IN_PERIODIC_CHANGE_OFST 8
4799 #define MC_CMD_MAC_STATS_IN_PERIODIC_CHANGE_LBN 2
4800 #define MC_CMD_MAC_STATS_IN_PERIODIC_CHANGE_WIDTH 1
4801 #define MC_CMD_MAC_STATS_IN_PERIODIC_ENABLE_OFST 8
4802 #define MC_CMD_MAC_STATS_IN_PERIODIC_ENABLE_LBN 3
4803 #define MC_CMD_MAC_STATS_IN_PERIODIC_ENABLE_WIDTH 1
4804 #define MC_CMD_MAC_STATS_IN_PERIODIC_CLEAR_OFST 8
4805 #define MC_CMD_MAC_STATS_IN_PERIODIC_CLEAR_LBN 4
4806 #define MC_CMD_MAC_STATS_IN_PERIODIC_CLEAR_WIDTH 1
4807 #define MC_CMD_MAC_STATS_IN_PERIODIC_NOEVENT_OFST 8
4808 #define MC_CMD_MAC_STATS_IN_PERIODIC_NOEVENT_LBN 5
4809 #define MC_CMD_MAC_STATS_IN_PERIODIC_NOEVENT_WIDTH 1
4810 #define MC_CMD_MAC_STATS_IN_PERIOD_MS_OFST 8
4811 #define MC_CMD_MAC_STATS_IN_PERIOD_MS_LBN 16
4812 #define MC_CMD_MAC_STATS_IN_PERIOD_MS_WIDTH 16
4813 /* DMA length. Should be set to MAC_STATS_NUM_STATS * sizeof(uint64_t), as
4814  * returned by MC_CMD_GET_CAPABILITIES_V4_OUT. For legacy firmware not
4815  * supporting MC_CMD_GET_CAPABILITIES_V4_OUT, DMA_LEN should be set to
4816  * MC_CMD_MAC_NSTATS * sizeof(uint64_t)
4817  */
4818 #define MC_CMD_MAC_STATS_IN_DMA_LEN_OFST 12
4819 #define MC_CMD_MAC_STATS_IN_DMA_LEN_LEN 4
4820 /* port id so vadapter stats can be provided */
4821 #define MC_CMD_MAC_STATS_IN_PORT_ID_OFST 16
4822 #define MC_CMD_MAC_STATS_IN_PORT_ID_LEN 4
4823
4824 /* MC_CMD_MAC_STATS_OUT_DMA msgresponse */
4825 #define MC_CMD_MAC_STATS_OUT_DMA_LEN 0
4826
4827 /* MC_CMD_MAC_STATS_OUT_NO_DMA msgresponse */
4828 #define MC_CMD_MAC_STATS_OUT_NO_DMA_LEN (((MC_CMD_MAC_NSTATS*64))>>3)
4829 #define MC_CMD_MAC_STATS_OUT_NO_DMA_STATISTICS_OFST 0
4830 #define MC_CMD_MAC_STATS_OUT_NO_DMA_STATISTICS_LEN 8
4831 #define MC_CMD_MAC_STATS_OUT_NO_DMA_STATISTICS_LO_OFST 0
4832 #define MC_CMD_MAC_STATS_OUT_NO_DMA_STATISTICS_HI_OFST 4
4833 #define MC_CMD_MAC_STATS_OUT_NO_DMA_STATISTICS_NUM MC_CMD_MAC_NSTATS
4834 #define MC_CMD_MAC_GENERATION_START 0x0 /* enum */
4835 #define MC_CMD_MAC_DMABUF_START 0x1 /* enum */
4836 #define MC_CMD_MAC_TX_PKTS 0x1 /* enum */
4837 #define MC_CMD_MAC_TX_PAUSE_PKTS 0x2 /* enum */
4838 #define MC_CMD_MAC_TX_CONTROL_PKTS 0x3 /* enum */
4839 #define MC_CMD_MAC_TX_UNICAST_PKTS 0x4 /* enum */
4840 #define MC_CMD_MAC_TX_MULTICAST_PKTS 0x5 /* enum */
4841 #define MC_CMD_MAC_TX_BROADCAST_PKTS 0x6 /* enum */
4842 #define MC_CMD_MAC_TX_BYTES 0x7 /* enum */
4843 #define MC_CMD_MAC_TX_BAD_BYTES 0x8 /* enum */
4844 #define MC_CMD_MAC_TX_LT64_PKTS 0x9 /* enum */
4845 #define MC_CMD_MAC_TX_64_PKTS 0xa /* enum */
4846 #define MC_CMD_MAC_TX_65_TO_127_PKTS 0xb /* enum */
4847 #define MC_CMD_MAC_TX_128_TO_255_PKTS 0xc /* enum */
4848 #define MC_CMD_MAC_TX_256_TO_511_PKTS 0xd /* enum */
4849 #define MC_CMD_MAC_TX_512_TO_1023_PKTS 0xe /* enum */
4850 #define MC_CMD_MAC_TX_1024_TO_15XX_PKTS 0xf /* enum */
4851 #define MC_CMD_MAC_TX_15XX_TO_JUMBO_PKTS 0x10 /* enum */
4852 #define MC_CMD_MAC_TX_GTJUMBO_PKTS 0x11 /* enum */
4853 #define MC_CMD_MAC_TX_BAD_FCS_PKTS 0x12 /* enum */
4854 #define MC_CMD_MAC_TX_SINGLE_COLLISION_PKTS 0x13 /* enum */
4855 #define MC_CMD_MAC_TX_MULTIPLE_COLLISION_PKTS 0x14 /* enum */
4856 #define MC_CMD_MAC_TX_EXCESSIVE_COLLISION_PKTS 0x15 /* enum */
4857 #define MC_CMD_MAC_TX_LATE_COLLISION_PKTS 0x16 /* enum */
4858 #define MC_CMD_MAC_TX_DEFERRED_PKTS 0x17 /* enum */
4859 #define MC_CMD_MAC_TX_EXCESSIVE_DEFERRED_PKTS 0x18 /* enum */
4860 #define MC_CMD_MAC_TX_NON_TCPUDP_PKTS 0x19 /* enum */
4861 #define MC_CMD_MAC_TX_MAC_SRC_ERR_PKTS 0x1a /* enum */
4862 #define MC_CMD_MAC_TX_IP_SRC_ERR_PKTS 0x1b /* enum */
4863 #define MC_CMD_MAC_RX_PKTS 0x1c /* enum */
4864 #define MC_CMD_MAC_RX_PAUSE_PKTS 0x1d /* enum */
4865 #define MC_CMD_MAC_RX_GOOD_PKTS 0x1e /* enum */
4866 #define MC_CMD_MAC_RX_CONTROL_PKTS 0x1f /* enum */
4867 #define MC_CMD_MAC_RX_UNICAST_PKTS 0x20 /* enum */
4868 #define MC_CMD_MAC_RX_MULTICAST_PKTS 0x21 /* enum */
4869 #define MC_CMD_MAC_RX_BROADCAST_PKTS 0x22 /* enum */
4870 #define MC_CMD_MAC_RX_BYTES 0x23 /* enum */
4871 #define MC_CMD_MAC_RX_BAD_BYTES 0x24 /* enum */
4872 #define MC_CMD_MAC_RX_64_PKTS 0x25 /* enum */
4873 #define MC_CMD_MAC_RX_65_TO_127_PKTS 0x26 /* enum */
4874 #define MC_CMD_MAC_RX_128_TO_255_PKTS 0x27 /* enum */
4875 #define MC_CMD_MAC_RX_256_TO_511_PKTS 0x28 /* enum */
4876 #define MC_CMD_MAC_RX_512_TO_1023_PKTS 0x29 /* enum */
4877 #define MC_CMD_MAC_RX_1024_TO_15XX_PKTS 0x2a /* enum */
4878 #define MC_CMD_MAC_RX_15XX_TO_JUMBO_PKTS 0x2b /* enum */
4879 #define MC_CMD_MAC_RX_GTJUMBO_PKTS 0x2c /* enum */
4880 #define MC_CMD_MAC_RX_UNDERSIZE_PKTS 0x2d /* enum */
4881 #define MC_CMD_MAC_RX_BAD_FCS_PKTS 0x2e /* enum */
4882 #define MC_CMD_MAC_RX_OVERFLOW_PKTS 0x2f /* enum */
4883 #define MC_CMD_MAC_RX_FALSE_CARRIER_PKTS 0x30 /* enum */
4884 #define MC_CMD_MAC_RX_SYMBOL_ERROR_PKTS 0x31 /* enum */
4885 #define MC_CMD_MAC_RX_ALIGN_ERROR_PKTS 0x32 /* enum */
4886 #define MC_CMD_MAC_RX_LENGTH_ERROR_PKTS 0x33 /* enum */
4887 #define MC_CMD_MAC_RX_INTERNAL_ERROR_PKTS 0x34 /* enum */
4888 #define MC_CMD_MAC_RX_JABBER_PKTS 0x35 /* enum */
4889 #define MC_CMD_MAC_RX_NODESC_DROPS 0x36 /* enum */
4890 #define MC_CMD_MAC_RX_LANES01_CHAR_ERR 0x37 /* enum */
4891 #define MC_CMD_MAC_RX_LANES23_CHAR_ERR 0x38 /* enum */
4892 #define MC_CMD_MAC_RX_LANES01_DISP_ERR 0x39 /* enum */
4893 #define MC_CMD_MAC_RX_LANES23_DISP_ERR 0x3a /* enum */
4894 #define MC_CMD_MAC_RX_MATCH_FAULT 0x3b /* enum */
4895 /* enum: PM trunc_bb_overflow counter. Valid for EF10 with PM_AND_RXDP_COUNTERS
4896  * capability only.
4897  */
4898 #define MC_CMD_MAC_PM_TRUNC_BB_OVERFLOW 0x3c
4899 /* enum: PM discard_bb_overflow counter. Valid for EF10 with
4900  * PM_AND_RXDP_COUNTERS capability only.
4901  */
4902 #define MC_CMD_MAC_PM_DISCARD_BB_OVERFLOW 0x3d
4903 /* enum: PM trunc_vfifo_full counter. Valid for EF10 with PM_AND_RXDP_COUNTERS
4904  * capability only.
4905  */
4906 #define MC_CMD_MAC_PM_TRUNC_VFIFO_FULL 0x3e
4907 /* enum: PM discard_vfifo_full counter. Valid for EF10 with
4908  * PM_AND_RXDP_COUNTERS capability only.
4909  */
4910 #define MC_CMD_MAC_PM_DISCARD_VFIFO_FULL 0x3f
4911 /* enum: PM trunc_qbb counter. Valid for EF10 with PM_AND_RXDP_COUNTERS
4912  * capability only.
4913  */
4914 #define MC_CMD_MAC_PM_TRUNC_QBB 0x40
4915 /* enum: PM discard_qbb counter. Valid for EF10 with PM_AND_RXDP_COUNTERS
4916  * capability only.
4917  */
4918 #define MC_CMD_MAC_PM_DISCARD_QBB 0x41
4919 /* enum: PM discard_mapping counter. Valid for EF10 with PM_AND_RXDP_COUNTERS
4920  * capability only.
4921  */
4922 #define MC_CMD_MAC_PM_DISCARD_MAPPING 0x42
4923 /* enum: RXDP counter: Number of packets dropped due to the queue being
4924  * disabled. Valid for EF10 with PM_AND_RXDP_COUNTERS capability only.
4925  */
4926 #define MC_CMD_MAC_RXDP_Q_DISABLED_PKTS 0x43
4927 /* enum: RXDP counter: Number of packets dropped by the DICPU. Valid for EF10
4928  * with PM_AND_RXDP_COUNTERS capability only.
4929  */
4930 #define MC_CMD_MAC_RXDP_DI_DROPPED_PKTS 0x45
4931 /* enum: RXDP counter: Number of non-host packets. Valid for EF10 with
4932  * PM_AND_RXDP_COUNTERS capability only.
4933  */
4934 #define MC_CMD_MAC_RXDP_STREAMING_PKTS 0x46
4935 /* enum: RXDP counter: Number of times an hlb descriptor fetch was performed.
4936  * Valid for EF10 with PM_AND_RXDP_COUNTERS capability only.
4937  */
4938 #define MC_CMD_MAC_RXDP_HLB_FETCH_CONDITIONS 0x47
4939 /* enum: RXDP counter: Number of times the DPCPU waited for an existing
4940  * descriptor fetch. Valid for EF10 with PM_AND_RXDP_COUNTERS capability only.
4941  */
4942 #define MC_CMD_MAC_RXDP_HLB_WAIT_CONDITIONS 0x48
4943 #define MC_CMD_MAC_VADAPTER_RX_DMABUF_START 0x4c /* enum */
4944 #define MC_CMD_MAC_VADAPTER_RX_UNICAST_PACKETS 0x4c /* enum */
4945 #define MC_CMD_MAC_VADAPTER_RX_UNICAST_BYTES 0x4d /* enum */
4946 #define MC_CMD_MAC_VADAPTER_RX_MULTICAST_PACKETS 0x4e /* enum */
4947 #define MC_CMD_MAC_VADAPTER_RX_MULTICAST_BYTES 0x4f /* enum */
4948 #define MC_CMD_MAC_VADAPTER_RX_BROADCAST_PACKETS 0x50 /* enum */
4949 #define MC_CMD_MAC_VADAPTER_RX_BROADCAST_BYTES 0x51 /* enum */
4950 #define MC_CMD_MAC_VADAPTER_RX_BAD_PACKETS 0x52 /* enum */
4951 #define MC_CMD_MAC_VADAPTER_RX_BAD_BYTES 0x53 /* enum */
4952 #define MC_CMD_MAC_VADAPTER_RX_OVERFLOW 0x54 /* enum */
4953 #define MC_CMD_MAC_VADAPTER_TX_DMABUF_START 0x57 /* enum */
4954 #define MC_CMD_MAC_VADAPTER_TX_UNICAST_PACKETS 0x57 /* enum */
4955 #define MC_CMD_MAC_VADAPTER_TX_UNICAST_BYTES 0x58 /* enum */
4956 #define MC_CMD_MAC_VADAPTER_TX_MULTICAST_PACKETS 0x59 /* enum */
4957 #define MC_CMD_MAC_VADAPTER_TX_MULTICAST_BYTES 0x5a /* enum */
4958 #define MC_CMD_MAC_VADAPTER_TX_BROADCAST_PACKETS 0x5b /* enum */
4959 #define MC_CMD_MAC_VADAPTER_TX_BROADCAST_BYTES 0x5c /* enum */
4960 #define MC_CMD_MAC_VADAPTER_TX_BAD_PACKETS 0x5d /* enum */
4961 #define MC_CMD_MAC_VADAPTER_TX_BAD_BYTES 0x5e /* enum */
4962 #define MC_CMD_MAC_VADAPTER_TX_OVERFLOW 0x5f /* enum */
4963 /* enum: Start of GMAC stats buffer space, for Siena only. */
4964 #define MC_CMD_GMAC_DMABUF_START 0x40
4965 /* enum: End of GMAC stats buffer space, for Siena only. */
4966 #define MC_CMD_GMAC_DMABUF_END 0x5f
4967 /* enum: GENERATION_END value, used together with GENERATION_START to verify
4968  * consistency of DMAd data. For legacy firmware / drivers without extended
4969  * stats (more precisely, when DMA_LEN == MC_CMD_MAC_NSTATS *
4970  * sizeof(uint64_t)), this entry holds the GENERATION_END value. Otherwise,
4971  * this value is invalid/ reserved and GENERATION_END is written as the last
4972  * 64-bit word of the DMA buffer (at DMA_LEN - sizeof(uint64_t)). Note that
4973  * this is consistent with the legacy behaviour, in the sense that entry 96 is
4974  * the last 64-bit word in the buffer when DMA_LEN == MC_CMD_MAC_NSTATS *
4975  * sizeof(uint64_t). See SF-109306-TC, Section 9.2 for details.
4976  */
4977 #define MC_CMD_MAC_GENERATION_END 0x60
4978 #define MC_CMD_MAC_NSTATS 0x61 /* enum */
4979
4980 /* MC_CMD_MAC_STATS_V2_OUT_DMA msgresponse */
4981 #define MC_CMD_MAC_STATS_V2_OUT_DMA_LEN 0
4982
4983 /* MC_CMD_MAC_STATS_V2_OUT_NO_DMA msgresponse */
4984 #define MC_CMD_MAC_STATS_V2_OUT_NO_DMA_LEN (((MC_CMD_MAC_NSTATS_V2*64))>>3)
4985 #define MC_CMD_MAC_STATS_V2_OUT_NO_DMA_STATISTICS_OFST 0
4986 #define MC_CMD_MAC_STATS_V2_OUT_NO_DMA_STATISTICS_LEN 8
4987 #define MC_CMD_MAC_STATS_V2_OUT_NO_DMA_STATISTICS_LO_OFST 0
4988 #define MC_CMD_MAC_STATS_V2_OUT_NO_DMA_STATISTICS_HI_OFST 4
4989 #define MC_CMD_MAC_STATS_V2_OUT_NO_DMA_STATISTICS_NUM MC_CMD_MAC_NSTATS_V2
4990 /* enum: Start of FEC stats buffer space, Medford2 and up */
4991 #define MC_CMD_MAC_FEC_DMABUF_START 0x61
4992 /* enum: Number of uncorrected FEC codewords on link (RS-FEC only for Medford2)
4993  */
4994 #define MC_CMD_MAC_FEC_UNCORRECTED_ERRORS 0x61
4995 /* enum: Number of corrected FEC codewords on link (RS-FEC only for Medford2)
4996  */
4997 #define MC_CMD_MAC_FEC_CORRECTED_ERRORS 0x62
4998 /* enum: Number of corrected 10-bit symbol errors, lane 0 (RS-FEC only) */
4999 #define MC_CMD_MAC_FEC_CORRECTED_SYMBOLS_LANE0 0x63
5000 /* enum: Number of corrected 10-bit symbol errors, lane 1 (RS-FEC only) */
5001 #define MC_CMD_MAC_FEC_CORRECTED_SYMBOLS_LANE1 0x64
5002 /* enum: Number of corrected 10-bit symbol errors, lane 2 (RS-FEC only) */
5003 #define MC_CMD_MAC_FEC_CORRECTED_SYMBOLS_LANE2 0x65
5004 /* enum: Number of corrected 10-bit symbol errors, lane 3 (RS-FEC only) */
5005 #define MC_CMD_MAC_FEC_CORRECTED_SYMBOLS_LANE3 0x66
5006 /* enum: This includes the space at offset 103 which is the final
5007  * GENERATION_END in a MAC_STATS_V2 response and otherwise unused.
5008  */
5009 #define MC_CMD_MAC_NSTATS_V2 0x68
5010 /*            Other enum values, see field(s): */
5011 /*               MC_CMD_MAC_STATS_OUT_NO_DMA/STATISTICS */
5012
5013 /* MC_CMD_MAC_STATS_V3_OUT_DMA msgresponse */
5014 #define MC_CMD_MAC_STATS_V3_OUT_DMA_LEN 0
5015
5016 /* MC_CMD_MAC_STATS_V3_OUT_NO_DMA msgresponse */
5017 #define MC_CMD_MAC_STATS_V3_OUT_NO_DMA_LEN (((MC_CMD_MAC_NSTATS_V3*64))>>3)
5018 #define MC_CMD_MAC_STATS_V3_OUT_NO_DMA_STATISTICS_OFST 0
5019 #define MC_CMD_MAC_STATS_V3_OUT_NO_DMA_STATISTICS_LEN 8
5020 #define MC_CMD_MAC_STATS_V3_OUT_NO_DMA_STATISTICS_LO_OFST 0
5021 #define MC_CMD_MAC_STATS_V3_OUT_NO_DMA_STATISTICS_HI_OFST 4
5022 #define MC_CMD_MAC_STATS_V3_OUT_NO_DMA_STATISTICS_NUM MC_CMD_MAC_NSTATS_V3
5023 /* enum: Start of CTPIO stats buffer space, Medford2 and up */
5024 #define MC_CMD_MAC_CTPIO_DMABUF_START 0x68
5025 /* enum: Number of CTPIO fallbacks because a DMA packet was in progress on the
5026  * target VI
5027  */
5028 #define MC_CMD_MAC_CTPIO_VI_BUSY_FALLBACK 0x68
5029 /* enum: Number of times a CTPIO send wrote beyond frame end (informational
5030  * only)
5031  */
5032 #define MC_CMD_MAC_CTPIO_LONG_WRITE_SUCCESS 0x69
5033 /* enum: Number of CTPIO failures because the TX doorbell was written before
5034  * the end of the frame data
5035  */
5036 #define MC_CMD_MAC_CTPIO_MISSING_DBELL_FAIL 0x6a
5037 /* enum: Number of CTPIO failures because the internal FIFO overflowed */
5038 #define MC_CMD_MAC_CTPIO_OVERFLOW_FAIL 0x6b
5039 /* enum: Number of CTPIO failures because the host did not deliver data fast
5040  * enough to avoid MAC underflow
5041  */
5042 #define MC_CMD_MAC_CTPIO_UNDERFLOW_FAIL 0x6c
5043 /* enum: Number of CTPIO failures because the host did not deliver all the
5044  * frame data within the timeout
5045  */
5046 #define MC_CMD_MAC_CTPIO_TIMEOUT_FAIL 0x6d
5047 /* enum: Number of CTPIO failures because the frame data arrived out of order
5048  * or with gaps
5049  */
5050 #define MC_CMD_MAC_CTPIO_NONCONTIG_WR_FAIL 0x6e
5051 /* enum: Number of CTPIO failures because the host started a new frame before
5052  * completing the previous one
5053  */
5054 #define MC_CMD_MAC_CTPIO_FRM_CLOBBER_FAIL 0x6f
5055 /* enum: Number of CTPIO failures because a write was not a multiple of 32 bits
5056  * or not 32-bit aligned
5057  */
5058 #define MC_CMD_MAC_CTPIO_INVALID_WR_FAIL 0x70
5059 /* enum: Number of CTPIO fallbacks because another VI on the same port was
5060  * sending a CTPIO frame
5061  */
5062 #define MC_CMD_MAC_CTPIO_VI_CLOBBER_FALLBACK 0x71
5063 /* enum: Number of CTPIO fallbacks because target VI did not have CTPIO enabled
5064  */
5065 #define MC_CMD_MAC_CTPIO_UNQUALIFIED_FALLBACK 0x72
5066 /* enum: Number of CTPIO fallbacks because length in header was less than 29
5067  * bytes
5068  */
5069 #define MC_CMD_MAC_CTPIO_RUNT_FALLBACK 0x73
5070 /* enum: Total number of successful CTPIO sends on this port */
5071 #define MC_CMD_MAC_CTPIO_SUCCESS 0x74
5072 /* enum: Total number of CTPIO fallbacks on this port */
5073 #define MC_CMD_MAC_CTPIO_FALLBACK 0x75
5074 /* enum: Total number of CTPIO poisoned frames on this port, whether erased or
5075  * not
5076  */
5077 #define MC_CMD_MAC_CTPIO_POISON 0x76
5078 /* enum: Total number of CTPIO erased frames on this port */
5079 #define MC_CMD_MAC_CTPIO_ERASE 0x77
5080 /* enum: This includes the space at offset 120 which is the final
5081  * GENERATION_END in a MAC_STATS_V3 response and otherwise unused.
5082  */
5083 #define MC_CMD_MAC_NSTATS_V3 0x79
5084 /*            Other enum values, see field(s): */
5085 /*               MC_CMD_MAC_STATS_V2_OUT_NO_DMA/STATISTICS */
5086
5087 /* MC_CMD_MAC_STATS_V4_OUT_DMA msgresponse */
5088 #define MC_CMD_MAC_STATS_V4_OUT_DMA_LEN 0
5089
5090 /* MC_CMD_MAC_STATS_V4_OUT_NO_DMA msgresponse */
5091 #define MC_CMD_MAC_STATS_V4_OUT_NO_DMA_LEN (((MC_CMD_MAC_NSTATS_V4*64))>>3)
5092 #define MC_CMD_MAC_STATS_V4_OUT_NO_DMA_STATISTICS_OFST 0
5093 #define MC_CMD_MAC_STATS_V4_OUT_NO_DMA_STATISTICS_LEN 8
5094 #define MC_CMD_MAC_STATS_V4_OUT_NO_DMA_STATISTICS_LO_OFST 0
5095 #define MC_CMD_MAC_STATS_V4_OUT_NO_DMA_STATISTICS_HI_OFST 4
5096 #define MC_CMD_MAC_STATS_V4_OUT_NO_DMA_STATISTICS_NUM MC_CMD_MAC_NSTATS_V4
5097 /* enum: Start of V4 stats buffer space */
5098 #define MC_CMD_MAC_V4_DMABUF_START 0x79
5099 /* enum: RXDP counter: Number of packets truncated because scattering was
5100  * disabled.
5101  */
5102 #define MC_CMD_MAC_RXDP_SCATTER_DISABLED_TRUNC 0x79
5103 /* enum: RXDP counter: Number of times the RXDP head of line blocked waiting
5104  * for descriptors. Will be zero unless RXDP_HLB_IDLE capability is set.
5105  */
5106 #define MC_CMD_MAC_RXDP_HLB_IDLE 0x7a
5107 /* enum: RXDP counter: Number of times the RXDP timed out while head of line
5108  * blocking. Will be zero unless RXDP_HLB_IDLE capability is set.
5109  */
5110 #define MC_CMD_MAC_RXDP_HLB_TIMEOUT 0x7b
5111 /* enum: This includes the space at offset 124 which is the final
5112  * GENERATION_END in a MAC_STATS_V4 response and otherwise unused.
5113  */
5114 #define MC_CMD_MAC_NSTATS_V4 0x7d
5115 /*            Other enum values, see field(s): */
5116 /*               MC_CMD_MAC_STATS_V3_OUT_NO_DMA/STATISTICS */
5117
5118
5119 /***********************************/
5120 /* MC_CMD_SRIOV
5121  * to be documented
5122  */
5123 #define MC_CMD_SRIOV 0x30
5124
5125 /* MC_CMD_SRIOV_IN msgrequest */
5126 #define MC_CMD_SRIOV_IN_LEN 12
5127 #define MC_CMD_SRIOV_IN_ENABLE_OFST 0
5128 #define MC_CMD_SRIOV_IN_ENABLE_LEN 4
5129 #define MC_CMD_SRIOV_IN_VI_BASE_OFST 4
5130 #define MC_CMD_SRIOV_IN_VI_BASE_LEN 4
5131 #define MC_CMD_SRIOV_IN_VF_COUNT_OFST 8
5132 #define MC_CMD_SRIOV_IN_VF_COUNT_LEN 4
5133
5134 /* MC_CMD_SRIOV_OUT msgresponse */
5135 #define MC_CMD_SRIOV_OUT_LEN 8
5136 #define MC_CMD_SRIOV_OUT_VI_SCALE_OFST 0
5137 #define MC_CMD_SRIOV_OUT_VI_SCALE_LEN 4
5138 #define MC_CMD_SRIOV_OUT_VF_TOTAL_OFST 4
5139 #define MC_CMD_SRIOV_OUT_VF_TOTAL_LEN 4
5140
5141 /* MC_CMD_MEMCPY_RECORD_TYPEDEF structuredef */
5142 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_LEN 32
5143 /* this is only used for the first record */
5144 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_NUM_RECORDS_OFST 0
5145 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_NUM_RECORDS_LEN 4
5146 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_NUM_RECORDS_LBN 0
5147 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_NUM_RECORDS_WIDTH 32
5148 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_TO_RID_OFST 4
5149 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_TO_RID_LEN 4
5150 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_TO_RID_LBN 32
5151 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_TO_RID_WIDTH 32
5152 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_TO_ADDR_OFST 8
5153 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_TO_ADDR_LEN 8
5154 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_TO_ADDR_LO_OFST 8
5155 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_TO_ADDR_HI_OFST 12
5156 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_TO_ADDR_LBN 64
5157 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_TO_ADDR_WIDTH 64
5158 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_FROM_RID_OFST 16
5159 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_FROM_RID_LEN 4
5160 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_RID_INLINE 0x100 /* enum */
5161 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_FROM_RID_LBN 128
5162 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_FROM_RID_WIDTH 32
5163 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_FROM_ADDR_OFST 20
5164 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_FROM_ADDR_LEN 8
5165 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_FROM_ADDR_LO_OFST 20
5166 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_FROM_ADDR_HI_OFST 24
5167 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_FROM_ADDR_LBN 160
5168 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_FROM_ADDR_WIDTH 64
5169 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_LENGTH_OFST 28
5170 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_LENGTH_LEN 4
5171 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_LENGTH_LBN 224
5172 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_LENGTH_WIDTH 32
5173
5174
5175 /***********************************/
5176 /* MC_CMD_MEMCPY
5177  * DMA write data into (Rid,Addr), either by dma reading (Rid,Addr), or by data
5178  * embedded directly in the command.
5179  *
5180  * A common pattern is for a client to use generation counts to signal a dma
5181  * update of a datastructure. To facilitate this, this MCDI operation can
5182  * contain multiple requests which are executed in strict order. Requests take
5183  * the form of duplicating the entire MCDI request continuously (including the
5184  * requests record, which is ignored in all but the first structure)
5185  *
5186  * The source data can either come from a DMA from the host, or it can be
5187  * embedded within the request directly, thereby eliminating a DMA read. To
5188  * indicate this, the client sets FROM_RID=%RID_INLINE, ADDR_HI=0, and
5189  * ADDR_LO=offset, and inserts the data at %offset from the start of the
5190  * payload. It's the callers responsibility to ensure that the embedded data
5191  * doesn't overlap the records.
5192  *
5193  * Returns: 0, EINVAL (invalid RID)
5194  */
5195 #define MC_CMD_MEMCPY 0x31
5196
5197 /* MC_CMD_MEMCPY_IN msgrequest */
5198 #define MC_CMD_MEMCPY_IN_LENMIN 32
5199 #define MC_CMD_MEMCPY_IN_LENMAX 224
5200 #define MC_CMD_MEMCPY_IN_LENMAX_MCDI2 992
5201 #define MC_CMD_MEMCPY_IN_LEN(num) (0+32*(num))
5202 #define MC_CMD_MEMCPY_IN_RECORD_NUM(len) (((len)-0)/32)
5203 /* see MC_CMD_MEMCPY_RECORD_TYPEDEF */
5204 #define MC_CMD_MEMCPY_IN_RECORD_OFST 0
5205 #define MC_CMD_MEMCPY_IN_RECORD_LEN 32
5206 #define MC_CMD_MEMCPY_IN_RECORD_MINNUM 1
5207 #define MC_CMD_MEMCPY_IN_RECORD_MAXNUM 7
5208 #define MC_CMD_MEMCPY_IN_RECORD_MAXNUM_MCDI2 31
5209
5210 /* MC_CMD_MEMCPY_OUT msgresponse */
5211 #define MC_CMD_MEMCPY_OUT_LEN 0
5212
5213
5214 /***********************************/
5215 /* MC_CMD_WOL_FILTER_SET
5216  * Set a WoL filter.
5217  */
5218 #define MC_CMD_WOL_FILTER_SET 0x32
5219 #undef  MC_CMD_0x32_PRIVILEGE_CTG
5220
5221 #define MC_CMD_0x32_PRIVILEGE_CTG SRIOV_CTG_LINK
5222
5223 /* MC_CMD_WOL_FILTER_SET_IN msgrequest */
5224 #define MC_CMD_WOL_FILTER_SET_IN_LEN 192
5225 #define MC_CMD_WOL_FILTER_SET_IN_FILTER_MODE_OFST 0
5226 #define MC_CMD_WOL_FILTER_SET_IN_FILTER_MODE_LEN 4
5227 #define MC_CMD_FILTER_MODE_SIMPLE 0x0 /* enum */
5228 #define MC_CMD_FILTER_MODE_STRUCTURED 0xffffffff /* enum */
5229 /* A type value of 1 is unused. */
5230 #define MC_CMD_WOL_FILTER_SET_IN_WOL_TYPE_OFST 4
5231 #define MC_CMD_WOL_FILTER_SET_IN_WOL_TYPE_LEN 4
5232 /* enum: Magic */
5233 #define MC_CMD_WOL_TYPE_MAGIC 0x0
5234 /* enum: MS Windows Magic */
5235 #define MC_CMD_WOL_TYPE_WIN_MAGIC 0x2
5236 /* enum: IPv4 Syn */
5237 #define MC_CMD_WOL_TYPE_IPV4_SYN 0x3
5238 /* enum: IPv6 Syn */
5239 #define MC_CMD_WOL_TYPE_IPV6_SYN 0x4
5240 /* enum: Bitmap */
5241 #define MC_CMD_WOL_TYPE_BITMAP 0x5
5242 /* enum: Link */
5243 #define MC_CMD_WOL_TYPE_LINK 0x6
5244 /* enum: (Above this for future use) */
5245 #define MC_CMD_WOL_TYPE_MAX 0x7
5246 #define MC_CMD_WOL_FILTER_SET_IN_DATA_OFST 8
5247 #define MC_CMD_WOL_FILTER_SET_IN_DATA_LEN 4
5248 #define MC_CMD_WOL_FILTER_SET_IN_DATA_NUM 46
5249
5250 /* MC_CMD_WOL_FILTER_SET_IN_MAGIC msgrequest */
5251 #define MC_CMD_WOL_FILTER_SET_IN_MAGIC_LEN 16
5252 /*            MC_CMD_WOL_FILTER_SET_IN_FILTER_MODE_OFST 0 */
5253 /*            MC_CMD_WOL_FILTER_SET_IN_FILTER_MODE_LEN 4 */
5254 /*            MC_CMD_WOL_FILTER_SET_IN_WOL_TYPE_OFST 4 */
5255 /*            MC_CMD_WOL_FILTER_SET_IN_WOL_TYPE_LEN 4 */
5256 #define MC_CMD_WOL_FILTER_SET_IN_MAGIC_MAC_OFST 8
5257 #define MC_CMD_WOL_FILTER_SET_IN_MAGIC_MAC_LEN 8
5258 #define MC_CMD_WOL_FILTER_SET_IN_MAGIC_MAC_LO_OFST 8
5259 #define MC_CMD_WOL_FILTER_SET_IN_MAGIC_MAC_HI_OFST 12
5260
5261 /* MC_CMD_WOL_FILTER_SET_IN_IPV4_SYN msgrequest */
5262 #define MC_CMD_WOL_FILTER_SET_IN_IPV4_SYN_LEN 20
5263 /*            MC_CMD_WOL_FILTER_SET_IN_FILTER_MODE_OFST 0 */
5264 /*            MC_CMD_WOL_FILTER_SET_IN_FILTER_MODE_LEN 4 */
5265 /*            MC_CMD_WOL_FILTER_SET_IN_WOL_TYPE_OFST 4 */
5266 /*            MC_CMD_WOL_FILTER_SET_IN_WOL_TYPE_LEN 4 */
5267 #define MC_CMD_WOL_FILTER_SET_IN_IPV4_SYN_SRC_IP_OFST 8
5268 #define MC_CMD_WOL_FILTER_SET_IN_IPV4_SYN_SRC_IP_LEN 4
5269 #define MC_CMD_WOL_FILTER_SET_IN_IPV4_SYN_DST_IP_OFST 12
5270 #define MC_CMD_WOL_FILTER_SET_IN_IPV4_SYN_DST_IP_LEN 4
5271 #define MC_CMD_WOL_FILTER_SET_IN_IPV4_SYN_SRC_PORT_OFST 16
5272 #define MC_CMD_WOL_FILTER_SET_IN_IPV4_SYN_SRC_PORT_LEN 2
5273 #define MC_CMD_WOL_FILTER_SET_IN_IPV4_SYN_DST_PORT_OFST 18
5274 #define MC_CMD_WOL_FILTER_SET_IN_IPV4_SYN_DST_PORT_LEN 2
5275
5276 /* MC_CMD_WOL_FILTER_SET_IN_IPV6_SYN msgrequest */
5277 #define MC_CMD_WOL_FILTER_SET_IN_IPV6_SYN_LEN 44
5278 /*            MC_CMD_WOL_FILTER_SET_IN_FILTER_MODE_OFST 0 */
5279 /*            MC_CMD_WOL_FILTER_SET_IN_FILTER_MODE_LEN 4 */
5280 /*            MC_CMD_WOL_FILTER_SET_IN_WOL_TYPE_OFST 4 */
5281 /*            MC_CMD_WOL_FILTER_SET_IN_WOL_TYPE_LEN 4 */
5282 #define MC_CMD_WOL_FILTER_SET_IN_IPV6_SYN_SRC_IP_OFST 8
5283 #define MC_CMD_WOL_FILTER_SET_IN_IPV6_SYN_SRC_IP_LEN 16
5284 #define MC_CMD_WOL_FILTER_SET_IN_IPV6_SYN_DST_IP_OFST 24
5285 #define MC_CMD_WOL_FILTER_SET_IN_IPV6_SYN_DST_IP_LEN 16
5286 #define MC_CMD_WOL_FILTER_SET_IN_IPV6_SYN_SRC_PORT_OFST 40
5287 #define MC_CMD_WOL_FILTER_SET_IN_IPV6_SYN_SRC_PORT_LEN 2
5288 #define MC_CMD_WOL_FILTER_SET_IN_IPV6_SYN_DST_PORT_OFST 42
5289 #define MC_CMD_WOL_FILTER_SET_IN_IPV6_SYN_DST_PORT_LEN 2
5290
5291 /* MC_CMD_WOL_FILTER_SET_IN_BITMAP msgrequest */
5292 #define MC_CMD_WOL_FILTER_SET_IN_BITMAP_LEN 187
5293 /*            MC_CMD_WOL_FILTER_SET_IN_FILTER_MODE_OFST 0 */
5294 /*            MC_CMD_WOL_FILTER_SET_IN_FILTER_MODE_LEN 4 */
5295 /*            MC_CMD_WOL_FILTER_SET_IN_WOL_TYPE_OFST 4 */
5296 /*            MC_CMD_WOL_FILTER_SET_IN_WOL_TYPE_LEN 4 */
5297 #define MC_CMD_WOL_FILTER_SET_IN_BITMAP_MASK_OFST 8
5298 #define MC_CMD_WOL_FILTER_SET_IN_BITMAP_MASK_LEN 48
5299 #define MC_CMD_WOL_FILTER_SET_IN_BITMAP_BITMAP_OFST 56
5300 #define MC_CMD_WOL_FILTER_SET_IN_BITMAP_BITMAP_LEN 128
5301 #define MC_CMD_WOL_FILTER_SET_IN_BITMAP_LEN_OFST 184
5302 #define MC_CMD_WOL_FILTER_SET_IN_BITMAP_LEN_LEN 1
5303 #define MC_CMD_WOL_FILTER_SET_IN_BITMAP_LAYER3_OFST 185
5304 #define MC_CMD_WOL_FILTER_SET_IN_BITMAP_LAYER3_LEN 1
5305 #define MC_CMD_WOL_FILTER_SET_IN_BITMAP_LAYER4_OFST 186
5306 #define MC_CMD_WOL_FILTER_SET_IN_BITMAP_LAYER4_LEN 1
5307
5308 /* MC_CMD_WOL_FILTER_SET_IN_LINK msgrequest */
5309 #define MC_CMD_WOL_FILTER_SET_IN_LINK_LEN 12
5310 /*            MC_CMD_WOL_FILTER_SET_IN_FILTER_MODE_OFST 0 */
5311 /*            MC_CMD_WOL_FILTER_SET_IN_FILTER_MODE_LEN 4 */
5312 /*            MC_CMD_WOL_FILTER_SET_IN_WOL_TYPE_OFST 4 */
5313 /*            MC_CMD_WOL_FILTER_SET_IN_WOL_TYPE_LEN 4 */
5314 #define MC_CMD_WOL_FILTER_SET_IN_LINK_MASK_OFST 8
5315 #define MC_CMD_WOL_FILTER_SET_IN_LINK_MASK_LEN 4
5316 #define MC_CMD_WOL_FILTER_SET_IN_LINK_UP_OFST 8
5317 #define MC_CMD_WOL_FILTER_SET_IN_LINK_UP_LBN 0
5318 #define MC_CMD_WOL_FILTER_SET_IN_LINK_UP_WIDTH 1
5319 #define MC_CMD_WOL_FILTER_SET_IN_LINK_DOWN_OFST 8
5320 #define MC_CMD_WOL_FILTER_SET_IN_LINK_DOWN_LBN 1
5321 #define MC_CMD_WOL_FILTER_SET_IN_LINK_DOWN_WIDTH 1
5322
5323 /* MC_CMD_WOL_FILTER_SET_OUT msgresponse */
5324 #define MC_CMD_WOL_FILTER_SET_OUT_LEN 4
5325 #define MC_CMD_WOL_FILTER_SET_OUT_FILTER_ID_OFST 0
5326 #define MC_CMD_WOL_FILTER_SET_OUT_FILTER_ID_LEN 4
5327
5328
5329 /***********************************/
5330 /* MC_CMD_WOL_FILTER_REMOVE
5331  * Remove a WoL filter. Locks required: None. Returns: 0, EINVAL, ENOSYS
5332  */
5333 #define MC_CMD_WOL_FILTER_REMOVE 0x33
5334 #undef  MC_CMD_0x33_PRIVILEGE_CTG
5335
5336 #define MC_CMD_0x33_PRIVILEGE_CTG SRIOV_CTG_LINK
5337
5338 /* MC_CMD_WOL_FILTER_REMOVE_IN msgrequest */
5339 #define MC_CMD_WOL_FILTER_REMOVE_IN_LEN 4
5340 #define MC_CMD_WOL_FILTER_REMOVE_IN_FILTER_ID_OFST 0
5341 #define MC_CMD_WOL_FILTER_REMOVE_IN_FILTER_ID_LEN 4
5342
5343 /* MC_CMD_WOL_FILTER_REMOVE_OUT msgresponse */
5344 #define MC_CMD_WOL_FILTER_REMOVE_OUT_LEN 0
5345
5346
5347 /***********************************/
5348 /* MC_CMD_WOL_FILTER_RESET
5349  * Reset (i.e. remove all) WoL filters. Locks required: None. Returns: 0,
5350  * ENOSYS
5351  */
5352 #define MC_CMD_WOL_FILTER_RESET 0x34
5353 #undef  MC_CMD_0x34_PRIVILEGE_CTG
5354
5355 #define MC_CMD_0x34_PRIVILEGE_CTG SRIOV_CTG_LINK
5356
5357 /* MC_CMD_WOL_FILTER_RESET_IN msgrequest */
5358 #define MC_CMD_WOL_FILTER_RESET_IN_LEN 4
5359 #define MC_CMD_WOL_FILTER_RESET_IN_MASK_OFST 0
5360 #define MC_CMD_WOL_FILTER_RESET_IN_MASK_LEN 4
5361 #define MC_CMD_WOL_FILTER_RESET_IN_WAKE_FILTERS 0x1 /* enum */
5362 #define MC_CMD_WOL_FILTER_RESET_IN_LIGHTSOUT_OFFLOADS 0x2 /* enum */
5363
5364 /* MC_CMD_WOL_FILTER_RESET_OUT msgresponse */
5365 #define MC_CMD_WOL_FILTER_RESET_OUT_LEN 0
5366
5367
5368 /***********************************/
5369 /* MC_CMD_SET_MCAST_HASH
5370  * Set the MCAST hash value without otherwise reconfiguring the MAC
5371  */
5372 #define MC_CMD_SET_MCAST_HASH 0x35
5373
5374 /* MC_CMD_SET_MCAST_HASH_IN msgrequest */
5375 #define MC_CMD_SET_MCAST_HASH_IN_LEN 32
5376 #define MC_CMD_SET_MCAST_HASH_IN_HASH0_OFST 0
5377 #define MC_CMD_SET_MCAST_HASH_IN_HASH0_LEN 16
5378 #define MC_CMD_SET_MCAST_HASH_IN_HASH1_OFST 16
5379 #define MC_CMD_SET_MCAST_HASH_IN_HASH1_LEN 16
5380
5381 /* MC_CMD_SET_MCAST_HASH_OUT msgresponse */
5382 #define MC_CMD_SET_MCAST_HASH_OUT_LEN 0
5383
5384
5385 /***********************************/
5386 /* MC_CMD_NVRAM_TYPES
5387  * Return bitfield indicating available types of virtual NVRAM partitions.
5388  * Locks required: none. Returns: 0
5389  */
5390 #define MC_CMD_NVRAM_TYPES 0x36
5391 #undef  MC_CMD_0x36_PRIVILEGE_CTG
5392
5393 #define MC_CMD_0x36_PRIVILEGE_CTG SRIOV_CTG_ADMIN
5394
5395 /* MC_CMD_NVRAM_TYPES_IN msgrequest */
5396 #define MC_CMD_NVRAM_TYPES_IN_LEN 0
5397
5398 /* MC_CMD_NVRAM_TYPES_OUT msgresponse */
5399 #define MC_CMD_NVRAM_TYPES_OUT_LEN 4
5400 /* Bit mask of supported types. */
5401 #define MC_CMD_NVRAM_TYPES_OUT_TYPES_OFST 0
5402 #define MC_CMD_NVRAM_TYPES_OUT_TYPES_LEN 4
5403 /* enum: Disabled callisto. */
5404 #define MC_CMD_NVRAM_TYPE_DISABLED_CALLISTO 0x0
5405 /* enum: MC firmware. */
5406 #define MC_CMD_NVRAM_TYPE_MC_FW 0x1
5407 /* enum: MC backup firmware. */
5408 #define MC_CMD_NVRAM_TYPE_MC_FW_BACKUP 0x2
5409 /* enum: Static configuration Port0. */
5410 #define MC_CMD_NVRAM_TYPE_STATIC_CFG_PORT0 0x3
5411 /* enum: Static configuration Port1. */
5412 #define MC_CMD_NVRAM_TYPE_STATIC_CFG_PORT1 0x4
5413 /* enum: Dynamic configuration Port0. */
5414 #define MC_CMD_NVRAM_TYPE_DYNAMIC_CFG_PORT0 0x5
5415 /* enum: Dynamic configuration Port1. */
5416 #define MC_CMD_NVRAM_TYPE_DYNAMIC_CFG_PORT1 0x6
5417 /* enum: Expansion Rom. */
5418 #define MC_CMD_NVRAM_TYPE_EXP_ROM 0x7
5419 /* enum: Expansion Rom Configuration Port0. */
5420 #define MC_CMD_NVRAM_TYPE_EXP_ROM_CFG_PORT0 0x8
5421 /* enum: Expansion Rom Configuration Port1. */
5422 #define MC_CMD_NVRAM_TYPE_EXP_ROM_CFG_PORT1 0x9
5423 /* enum: Phy Configuration Port0. */
5424 #define MC_CMD_NVRAM_TYPE_PHY_PORT0 0xa
5425 /* enum: Phy Configuration Port1. */
5426 #define MC_CMD_NVRAM_TYPE_PHY_PORT1 0xb
5427 /* enum: Log. */
5428 #define MC_CMD_NVRAM_TYPE_LOG 0xc
5429 /* enum: FPGA image. */
5430 #define MC_CMD_NVRAM_TYPE_FPGA 0xd
5431 /* enum: FPGA backup image */
5432 #define MC_CMD_NVRAM_TYPE_FPGA_BACKUP 0xe
5433 /* enum: FC firmware. */
5434 #define MC_CMD_NVRAM_TYPE_FC_FW 0xf
5435 /* enum: FC backup firmware. */
5436 #define MC_CMD_NVRAM_TYPE_FC_FW_BACKUP 0x10
5437 /* enum: CPLD image. */
5438 #define MC_CMD_NVRAM_TYPE_CPLD 0x11
5439 /* enum: Licensing information. */
5440 #define MC_CMD_NVRAM_TYPE_LICENSE 0x12
5441 /* enum: FC Log. */
5442 #define MC_CMD_NVRAM_TYPE_FC_LOG 0x13
5443 /* enum: Additional flash on FPGA. */
5444 #define MC_CMD_NVRAM_TYPE_FC_EXTRA 0x14
5445
5446
5447 /***********************************/
5448 /* MC_CMD_NVRAM_INFO
5449  * Read info about a virtual NVRAM partition. Locks required: none. Returns: 0,
5450  * EINVAL (bad type).
5451  */
5452 #define MC_CMD_NVRAM_INFO 0x37
5453 #undef  MC_CMD_0x37_PRIVILEGE_CTG
5454
5455 #define MC_CMD_0x37_PRIVILEGE_CTG SRIOV_CTG_ADMIN
5456
5457 /* MC_CMD_NVRAM_INFO_IN msgrequest */
5458 #define MC_CMD_NVRAM_INFO_IN_LEN 4
5459 #define MC_CMD_NVRAM_INFO_IN_TYPE_OFST 0
5460 #define MC_CMD_NVRAM_INFO_IN_TYPE_LEN 4
5461 /*            Enum values, see field(s): */
5462 /*               MC_CMD_NVRAM_TYPES/MC_CMD_NVRAM_TYPES_OUT/TYPES */
5463
5464 /* MC_CMD_NVRAM_INFO_OUT msgresponse */
5465 #define MC_CMD_NVRAM_INFO_OUT_LEN 24
5466 #define MC_CMD_NVRAM_INFO_OUT_TYPE_OFST 0
5467 #define MC_CMD_NVRAM_INFO_OUT_TYPE_LEN 4
5468 /*            Enum values, see field(s): */
5469 /*               MC_CMD_NVRAM_TYPES/MC_CMD_NVRAM_TYPES_OUT/TYPES */
5470 #define MC_CMD_NVRAM_INFO_OUT_SIZE_OFST 4
5471 #define MC_CMD_NVRAM_INFO_OUT_SIZE_LEN 4
5472 #define MC_CMD_NVRAM_INFO_OUT_ERASESIZE_OFST 8
5473 #define MC_CMD_NVRAM_INFO_OUT_ERASESIZE_LEN 4
5474 #define MC_CMD_NVRAM_INFO_OUT_FLAGS_OFST 12
5475 #define MC_CMD_NVRAM_INFO_OUT_FLAGS_LEN 4
5476 #define MC_CMD_NVRAM_INFO_OUT_PROTECTED_OFST 12
5477 #define MC_CMD_NVRAM_INFO_OUT_PROTECTED_LBN 0
5478 #define MC_CMD_NVRAM_INFO_OUT_PROTECTED_WIDTH 1
5479 #define MC_CMD_NVRAM_INFO_OUT_TLV_OFST 12
5480 #define MC_CMD_NVRAM_INFO_OUT_TLV_LBN 1
5481 #define MC_CMD_NVRAM_INFO_OUT_TLV_WIDTH 1
5482 #define MC_CMD_NVRAM_INFO_OUT_READ_ONLY_IF_TSA_BOUND_OFST 12
5483 #define MC_CMD_NVRAM_INFO_OUT_READ_ONLY_IF_TSA_BOUND_LBN 2
5484 #define MC_CMD_NVRAM_INFO_OUT_READ_ONLY_IF_TSA_BOUND_WIDTH 1
5485 #define MC_CMD_NVRAM_INFO_OUT_CRC_OFST 12
5486 #define MC_CMD_NVRAM_INFO_OUT_CRC_LBN 3
5487 #define MC_CMD_NVRAM_INFO_OUT_CRC_WIDTH 1
5488 #define MC_CMD_NVRAM_INFO_OUT_READ_ONLY_OFST 12
5489 #define MC_CMD_NVRAM_INFO_OUT_READ_ONLY_LBN 5
5490 #define MC_CMD_NVRAM_INFO_OUT_READ_ONLY_WIDTH 1
5491 #define MC_CMD_NVRAM_INFO_OUT_CMAC_OFST 12
5492 #define MC_CMD_NVRAM_INFO_OUT_CMAC_LBN 6
5493 #define MC_CMD_NVRAM_INFO_OUT_CMAC_WIDTH 1
5494 #define MC_CMD_NVRAM_INFO_OUT_A_B_OFST 12
5495 #define MC_CMD_NVRAM_INFO_OUT_A_B_LBN 7
5496 #define MC_CMD_NVRAM_INFO_OUT_A_B_WIDTH 1
5497 #define MC_CMD_NVRAM_INFO_OUT_PHYSDEV_OFST 16
5498 #define MC_CMD_NVRAM_INFO_OUT_PHYSDEV_LEN 4
5499 #define MC_CMD_NVRAM_INFO_OUT_PHYSADDR_OFST 20
5500 #define MC_CMD_NVRAM_INFO_OUT_PHYSADDR_LEN 4
5501
5502 /* MC_CMD_NVRAM_INFO_V2_OUT msgresponse */
5503 #define MC_CMD_NVRAM_INFO_V2_OUT_LEN 28
5504 #define MC_CMD_NVRAM_INFO_V2_OUT_TYPE_OFST 0
5505 #define MC_CMD_NVRAM_INFO_V2_OUT_TYPE_LEN 4
5506 /*            Enum values, see field(s): */
5507 /*               MC_CMD_NVRAM_TYPES/MC_CMD_NVRAM_TYPES_OUT/TYPES */
5508 #define MC_CMD_NVRAM_INFO_V2_OUT_SIZE_OFST 4
5509 #define MC_CMD_NVRAM_INFO_V2_OUT_SIZE_LEN 4
5510 #define MC_CMD_NVRAM_INFO_V2_OUT_ERASESIZE_OFST 8
5511 #define MC_CMD_NVRAM_INFO_V2_OUT_ERASESIZE_LEN 4
5512 #define MC_CMD_NVRAM_INFO_V2_OUT_FLAGS_OFST 12
5513 #define MC_CMD_NVRAM_INFO_V2_OUT_FLAGS_LEN 4
5514 #define MC_CMD_NVRAM_INFO_V2_OUT_PROTECTED_OFST 12
5515 #define MC_CMD_NVRAM_INFO_V2_OUT_PROTECTED_LBN 0
5516 #define MC_CMD_NVRAM_INFO_V2_OUT_PROTECTED_WIDTH 1
5517 #define MC_CMD_NVRAM_INFO_V2_OUT_TLV_OFST 12
5518 #define MC_CMD_NVRAM_INFO_V2_OUT_TLV_LBN 1
5519 #define MC_CMD_NVRAM_INFO_V2_OUT_TLV_WIDTH 1
5520 #define MC_CMD_NVRAM_INFO_V2_OUT_READ_ONLY_IF_TSA_BOUND_OFST 12
5521 #define MC_CMD_NVRAM_INFO_V2_OUT_READ_ONLY_IF_TSA_BOUND_LBN 2
5522 #define MC_CMD_NVRAM_INFO_V2_OUT_READ_ONLY_IF_TSA_BOUND_WIDTH 1
5523 #define MC_CMD_NVRAM_INFO_V2_OUT_READ_ONLY_OFST 12
5524 #define MC_CMD_NVRAM_INFO_V2_OUT_READ_ONLY_LBN 5
5525 #define MC_CMD_NVRAM_INFO_V2_OUT_READ_ONLY_WIDTH 1
5526 #define MC_CMD_NVRAM_INFO_V2_OUT_A_B_OFST 12
5527 #define MC_CMD_NVRAM_INFO_V2_OUT_A_B_LBN 7
5528 #define MC_CMD_NVRAM_INFO_V2_OUT_A_B_WIDTH 1
5529 #define MC_CMD_NVRAM_INFO_V2_OUT_PHYSDEV_OFST 16
5530 #define MC_CMD_NVRAM_INFO_V2_OUT_PHYSDEV_LEN 4
5531 #define MC_CMD_NVRAM_INFO_V2_OUT_PHYSADDR_OFST 20
5532 #define MC_CMD_NVRAM_INFO_V2_OUT_PHYSADDR_LEN 4
5533 /* Writes must be multiples of this size. Added to support the MUM on Sorrento.
5534  */
5535 #define MC_CMD_NVRAM_INFO_V2_OUT_WRITESIZE_OFST 24
5536 #define MC_CMD_NVRAM_INFO_V2_OUT_WRITESIZE_LEN 4
5537
5538
5539 /***********************************/
5540 /* MC_CMD_NVRAM_UPDATE_START
5541  * Start a group of update operations on a virtual NVRAM partition. Locks
5542  * required: PHY_LOCK if type==*PHY*. Returns: 0, EINVAL (bad type), EACCES (if
5543  * PHY_LOCK required and not held). In an adapter bound to a TSA controller,
5544  * MC_CMD_NVRAM_UPDATE_START can only be used on a subset of partition types
5545  * i.e. static config, dynamic config and expansion ROM config. Attempting to
5546  * perform this operation on a restricted partition will return the error
5547  * EPERM.
5548  */
5549 #define MC_CMD_NVRAM_UPDATE_START 0x38
5550 #undef  MC_CMD_0x38_PRIVILEGE_CTG
5551
5552 #define MC_CMD_0x38_PRIVILEGE_CTG SRIOV_CTG_ADMIN
5553
5554 /* MC_CMD_NVRAM_UPDATE_START_IN msgrequest: Legacy NVRAM_UPDATE_START request.
5555  * Use NVRAM_UPDATE_START_V2_IN in new code
5556  */
5557 #define MC_CMD_NVRAM_UPDATE_START_IN_LEN 4
5558 #define MC_CMD_NVRAM_UPDATE_START_IN_TYPE_OFST 0
5559 #define MC_CMD_NVRAM_UPDATE_START_IN_TYPE_LEN 4
5560 /*            Enum values, see field(s): */
5561 /*               MC_CMD_NVRAM_TYPES/MC_CMD_NVRAM_TYPES_OUT/TYPES */
5562
5563 /* MC_CMD_NVRAM_UPDATE_START_V2_IN msgrequest: Extended NVRAM_UPDATE_START
5564  * request with additional flags indicating version of command in use. See
5565  * MC_CMD_NVRAM_UPDATE_FINISH_V2_OUT for details of extended functionality. Use
5566  * paired up with NVRAM_UPDATE_FINISH_V2_IN.
5567  */
5568 #define MC_CMD_NVRAM_UPDATE_START_V2_IN_LEN 8
5569 #define MC_CMD_NVRAM_UPDATE_START_V2_IN_TYPE_OFST 0
5570 #define MC_CMD_NVRAM_UPDATE_START_V2_IN_TYPE_LEN 4
5571 /*            Enum values, see field(s): */
5572 /*               MC_CMD_NVRAM_TYPES/MC_CMD_NVRAM_TYPES_OUT/TYPES */
5573 #define MC_CMD_NVRAM_UPDATE_START_V2_IN_FLAGS_OFST 4
5574 #define MC_CMD_NVRAM_UPDATE_START_V2_IN_FLAGS_LEN 4
5575 #define MC_CMD_NVRAM_UPDATE_START_V2_IN_FLAG_REPORT_VERIFY_RESULT_OFST 4
5576 #define MC_CMD_NVRAM_UPDATE_START_V2_IN_FLAG_REPORT_VERIFY_RESULT_LBN 0
5577 #define MC_CMD_NVRAM_UPDATE_START_V2_IN_FLAG_REPORT_VERIFY_RESULT_WIDTH 1
5578
5579 /* MC_CMD_NVRAM_UPDATE_START_OUT msgresponse */
5580 #define MC_CMD_NVRAM_UPDATE_START_OUT_LEN 0
5581
5582
5583 /***********************************/
5584 /* MC_CMD_NVRAM_READ
5585  * Read data from a virtual NVRAM partition. Locks required: PHY_LOCK if
5586  * type==*PHY*. Returns: 0, EINVAL (bad type/offset/length), EACCES (if
5587  * PHY_LOCK required and not held)
5588  */
5589 #define MC_CMD_NVRAM_READ 0x39
5590 #undef  MC_CMD_0x39_PRIVILEGE_CTG
5591
5592 #define MC_CMD_0x39_PRIVILEGE_CTG SRIOV_CTG_ADMIN
5593
5594 /* MC_CMD_NVRAM_READ_IN msgrequest */
5595 #define MC_CMD_NVRAM_READ_IN_LEN 12
5596 #define MC_CMD_NVRAM_READ_IN_TYPE_OFST 0
5597 #define MC_CMD_NVRAM_READ_IN_TYPE_LEN 4
5598 /*            Enum values, see field(s): */
5599 /*               MC_CMD_NVRAM_TYPES/MC_CMD_NVRAM_TYPES_OUT/TYPES */
5600 #define MC_CMD_NVRAM_READ_IN_OFFSET_OFST 4
5601 #define MC_CMD_NVRAM_READ_IN_OFFSET_LEN 4
5602 /* amount to read in bytes */
5603 #define MC_CMD_NVRAM_READ_IN_LENGTH_OFST 8
5604 #define MC_CMD_NVRAM_READ_IN_LENGTH_LEN 4
5605
5606 /* MC_CMD_NVRAM_READ_IN_V2 msgrequest */
5607 #define MC_CMD_NVRAM_READ_IN_V2_LEN 16
5608 #define MC_CMD_NVRAM_READ_IN_V2_TYPE_OFST 0
5609 #define MC_CMD_NVRAM_READ_IN_V2_TYPE_LEN 4
5610 /*            Enum values, see field(s): */
5611 /*               MC_CMD_NVRAM_TYPES/MC_CMD_NVRAM_TYPES_OUT/TYPES */
5612 #define MC_CMD_NVRAM_READ_IN_V2_OFFSET_OFST 4
5613 #define MC_CMD_NVRAM_READ_IN_V2_OFFSET_LEN 4
5614 /* amount to read in bytes */
5615 #define MC_CMD_NVRAM_READ_IN_V2_LENGTH_OFST 8
5616 #define MC_CMD_NVRAM_READ_IN_V2_LENGTH_LEN 4
5617 /* Optional control info. If a partition is stored with an A/B versioning
5618  * scheme (i.e. in more than one physical partition in NVRAM) the host can set
5619  * this to control which underlying physical partition is used to read data
5620  * from. This allows it to perform a read-modify-write-verify with the write
5621  * lock continuously held by calling NVRAM_UPDATE_START, reading the old
5622  * contents using MODE=TARGET_CURRENT, overwriting the old partition and then
5623  * verifying by reading with MODE=TARGET_BACKUP.
5624  */
5625 #define MC_CMD_NVRAM_READ_IN_V2_MODE_OFST 12
5626 #define MC_CMD_NVRAM_READ_IN_V2_MODE_LEN 4
5627 /* enum: Same as omitting MODE: caller sees data in current partition unless it
5628  * holds the write lock in which case it sees data in the partition it is
5629  * updating.
5630  */
5631 #define MC_CMD_NVRAM_READ_IN_V2_DEFAULT 0x0
5632 /* enum: Read from the current partition of an A/B pair, even if holding the
5633  * write lock.
5634  */
5635 #define MC_CMD_NVRAM_READ_IN_V2_TARGET_CURRENT 0x1
5636 /* enum: Read from the non-current (i.e. to be updated) partition of an A/B
5637  * pair
5638  */
5639 #define MC_CMD_NVRAM_READ_IN_V2_TARGET_BACKUP 0x2
5640
5641 /* MC_CMD_NVRAM_READ_OUT msgresponse */
5642 #define MC_CMD_NVRAM_READ_OUT_LENMIN 1
5643 #define MC_CMD_NVRAM_READ_OUT_LENMAX 252
5644 #define MC_CMD_NVRAM_READ_OUT_LENMAX_MCDI2 1020
5645 #define MC_CMD_NVRAM_READ_OUT_LEN(num) (0+1*(num))
5646 #define MC_CMD_NVRAM_READ_OUT_READ_BUFFER_NUM(len) (((len)-0)/1)
5647 #define MC_CMD_NVRAM_READ_OUT_READ_BUFFER_OFST 0
5648 #define MC_CMD_NVRAM_READ_OUT_READ_BUFFER_LEN 1
5649 #define MC_CMD_NVRAM_READ_OUT_READ_BUFFER_MINNUM 1
5650 #define MC_CMD_NVRAM_READ_OUT_READ_BUFFER_MAXNUM 252
5651 #define MC_CMD_NVRAM_READ_OUT_READ_BUFFER_MAXNUM_MCDI2 1020
5652
5653
5654 /***********************************/
5655 /* MC_CMD_NVRAM_WRITE
5656  * Write data to a virtual NVRAM partition. Locks required: PHY_LOCK if
5657  * type==*PHY*. Returns: 0, EINVAL (bad type/offset/length), EACCES (if
5658  * PHY_LOCK required and not held)
5659  */
5660 #define MC_CMD_NVRAM_WRITE 0x3a
5661 #undef  MC_CMD_0x3a_PRIVILEGE_CTG
5662
5663 #define MC_CMD_0x3a_PRIVILEGE_CTG SRIOV_CTG_ADMIN
5664
5665 /* MC_CMD_NVRAM_WRITE_IN msgrequest */
5666 #define MC_CMD_NVRAM_WRITE_IN_LENMIN 13
5667 #define MC_CMD_NVRAM_WRITE_IN_LENMAX 252
5668 #define MC_CMD_NVRAM_WRITE_IN_LENMAX_MCDI2 1020
5669 #define MC_CMD_NVRAM_WRITE_IN_LEN(num) (12+1*(num))
5670 #define MC_CMD_NVRAM_WRITE_IN_WRITE_BUFFER_NUM(len) (((len)-12)/1)
5671 #define MC_CMD_NVRAM_WRITE_IN_TYPE_OFST 0
5672 #define MC_CMD_NVRAM_WRITE_IN_TYPE_LEN 4
5673 /*            Enum values, see field(s): */
5674 /*               MC_CMD_NVRAM_TYPES/MC_CMD_NVRAM_TYPES_OUT/TYPES */
5675 #define MC_CMD_NVRAM_WRITE_IN_OFFSET_OFST 4
5676 #define MC_CMD_NVRAM_WRITE_IN_OFFSET_LEN 4
5677 #define MC_CMD_NVRAM_WRITE_IN_LENGTH_OFST 8
5678 #define MC_CMD_NVRAM_WRITE_IN_LENGTH_LEN 4
5679 #define MC_CMD_NVRAM_WRITE_IN_WRITE_BUFFER_OFST 12
5680 #define MC_CMD_NVRAM_WRITE_IN_WRITE_BUFFER_LEN 1
5681 #define MC_CMD_NVRAM_WRITE_IN_WRITE_BUFFER_MINNUM 1
5682 #define MC_CMD_NVRAM_WRITE_IN_WRITE_BUFFER_MAXNUM 240
5683 #define MC_CMD_NVRAM_WRITE_IN_WRITE_BUFFER_MAXNUM_MCDI2 1008
5684
5685 /* MC_CMD_NVRAM_WRITE_OUT msgresponse */
5686 #define MC_CMD_NVRAM_WRITE_OUT_LEN 0
5687
5688
5689 /***********************************/
5690 /* MC_CMD_NVRAM_ERASE
5691  * Erase sector(s) from a virtual NVRAM partition. Locks required: PHY_LOCK if
5692  * type==*PHY*. Returns: 0, EINVAL (bad type/offset/length), EACCES (if
5693  * PHY_LOCK required and not held)
5694  */
5695 #define MC_CMD_NVRAM_ERASE 0x3b
5696 #undef  MC_CMD_0x3b_PRIVILEGE_CTG
5697
5698 #define MC_CMD_0x3b_PRIVILEGE_CTG SRIOV_CTG_ADMIN
5699
5700 /* MC_CMD_NVRAM_ERASE_IN msgrequest */
5701 #define MC_CMD_NVRAM_ERASE_IN_LEN 12
5702 #define MC_CMD_NVRAM_ERASE_IN_TYPE_OFST 0
5703 #define MC_CMD_NVRAM_ERASE_IN_TYPE_LEN 4
5704 /*            Enum values, see field(s): */
5705 /*               MC_CMD_NVRAM_TYPES/MC_CMD_NVRAM_TYPES_OUT/TYPES */
5706 #define MC_CMD_NVRAM_ERASE_IN_OFFSET_OFST 4
5707 #define MC_CMD_NVRAM_ERASE_IN_OFFSET_LEN 4
5708 #define MC_CMD_NVRAM_ERASE_IN_LENGTH_OFST 8
5709 #define MC_CMD_NVRAM_ERASE_IN_LENGTH_LEN 4
5710
5711 /* MC_CMD_NVRAM_ERASE_OUT msgresponse */
5712 #define MC_CMD_NVRAM_ERASE_OUT_LEN 0
5713
5714
5715 /***********************************/
5716 /* MC_CMD_NVRAM_UPDATE_FINISH
5717  * Finish a group of update operations on a virtual NVRAM partition. Locks
5718  * required: PHY_LOCK if type==*PHY*. Returns: 0, EINVAL (bad type/offset/
5719  * length), EACCES (if PHY_LOCK required and not held). In an adapter bound to
5720  * a TSA controller, MC_CMD_NVRAM_UPDATE_FINISH can only be used on a subset of
5721  * partition types i.e. static config, dynamic config and expansion ROM config.
5722  * Attempting to perform this operation on a restricted partition will return
5723  * the error EPERM.
5724  */
5725 #define MC_CMD_NVRAM_UPDATE_FINISH 0x3c
5726 #undef  MC_CMD_0x3c_PRIVILEGE_CTG
5727
5728 #define MC_CMD_0x3c_PRIVILEGE_CTG SRIOV_CTG_ADMIN
5729
5730 /* MC_CMD_NVRAM_UPDATE_FINISH_IN msgrequest: Legacy NVRAM_UPDATE_FINISH
5731  * request. Use NVRAM_UPDATE_FINISH_V2_IN in new code
5732  */
5733 #define MC_CMD_NVRAM_UPDATE_FINISH_IN_LEN 8
5734 #define MC_CMD_NVRAM_UPDATE_FINISH_IN_TYPE_OFST 0
5735 #define MC_CMD_NVRAM_UPDATE_FINISH_IN_TYPE_LEN 4
5736 /*            Enum values, see field(s): */
5737 /*               MC_CMD_NVRAM_TYPES/MC_CMD_NVRAM_TYPES_OUT/TYPES */
5738 #define MC_CMD_NVRAM_UPDATE_FINISH_IN_REBOOT_OFST 4
5739 #define MC_CMD_NVRAM_UPDATE_FINISH_IN_REBOOT_LEN 4
5740
5741 /* MC_CMD_NVRAM_UPDATE_FINISH_V2_IN msgrequest: Extended NVRAM_UPDATE_FINISH
5742  * request with additional flags indicating version of NVRAM_UPDATE commands in
5743  * use. See MC_CMD_NVRAM_UPDATE_FINISH_V2_OUT for details of extended
5744  * functionality. Use paired up with NVRAM_UPDATE_START_V2_IN.
5745  */
5746 #define MC_CMD_NVRAM_UPDATE_FINISH_V2_IN_LEN 12
5747 #define MC_CMD_NVRAM_UPDATE_FINISH_V2_IN_TYPE_OFST 0
5748 #define MC_CMD_NVRAM_UPDATE_FINISH_V2_IN_TYPE_LEN 4
5749 /*            Enum values, see field(s): */
5750 /*               MC_CMD_NVRAM_TYPES/MC_CMD_NVRAM_TYPES_OUT/TYPES */
5751 #define MC_CMD_NVRAM_UPDATE_FINISH_V2_IN_REBOOT_OFST 4
5752 #define MC_CMD_NVRAM_UPDATE_FINISH_V2_IN_REBOOT_LEN 4
5753 #define MC_CMD_NVRAM_UPDATE_FINISH_V2_IN_FLAGS_OFST 8
5754 #define MC_CMD_NVRAM_UPDATE_FINISH_V2_IN_FLAGS_LEN 4
5755 #define MC_CMD_NVRAM_UPDATE_FINISH_V2_IN_FLAG_REPORT_VERIFY_RESULT_OFST 8
5756 #define MC_CMD_NVRAM_UPDATE_FINISH_V2_IN_FLAG_REPORT_VERIFY_RESULT_LBN 0
5757 #define MC_CMD_NVRAM_UPDATE_FINISH_V2_IN_FLAG_REPORT_VERIFY_RESULT_WIDTH 1
5758 #define MC_CMD_NVRAM_UPDATE_FINISH_V2_IN_FLAG_RUN_IN_BACKGROUND_OFST 8
5759 #define MC_CMD_NVRAM_UPDATE_FINISH_V2_IN_FLAG_RUN_IN_BACKGROUND_LBN 1
5760 #define MC_CMD_NVRAM_UPDATE_FINISH_V2_IN_FLAG_RUN_IN_BACKGROUND_WIDTH 1
5761 #define MC_CMD_NVRAM_UPDATE_FINISH_V2_IN_FLAG_POLL_VERIFY_RESULT_OFST 8
5762 #define MC_CMD_NVRAM_UPDATE_FINISH_V2_IN_FLAG_POLL_VERIFY_RESULT_LBN 2
5763 #define MC_CMD_NVRAM_UPDATE_FINISH_V2_IN_FLAG_POLL_VERIFY_RESULT_WIDTH 1
5764
5765 /* MC_CMD_NVRAM_UPDATE_FINISH_OUT msgresponse: Legacy NVRAM_UPDATE_FINISH
5766  * response. Use NVRAM_UPDATE_FINISH_V2_OUT in new code
5767  */
5768 #define MC_CMD_NVRAM_UPDATE_FINISH_OUT_LEN 0
5769
5770 /* MC_CMD_NVRAM_UPDATE_FINISH_V2_OUT msgresponse:
5771  *
5772  * Extended NVRAM_UPDATE_FINISH response that communicates the result of secure
5773  * firmware validation where applicable back to the host.
5774  *
5775  * Medford only: For signed firmware images, such as those for medford, the MC
5776  * firmware verifies the signature before marking the firmware image as valid.
5777  * This process takes a few seconds to complete. So is likely to take more than
5778  * the MCDI timeout. Hence signature verification is initiated when
5779  * MC_CMD_NVRAM_UPDATE_FINISH_V2_IN is received by the firmware, however, the
5780  * MCDI command is run in a background MCDI processing thread. This response
5781  * payload includes the results of the signature verification. Note that the
5782  * per-partition nvram lock in firmware is only released after the verification
5783  * has completed.
5784  */
5785 #define MC_CMD_NVRAM_UPDATE_FINISH_V2_OUT_LEN 4
5786 /* Result of nvram update completion processing. Result codes that indicate an
5787  * internal build failure and therefore not expected to be seen by customers in
5788  * the field are marked with a prefix 'Internal-error'.
5789  */
5790 #define MC_CMD_NVRAM_UPDATE_FINISH_V2_OUT_RESULT_CODE_OFST 0
5791 #define MC_CMD_NVRAM_UPDATE_FINISH_V2_OUT_RESULT_CODE_LEN 4
5792 /* enum: Invalid return code; only non-zero values are defined. Defined as
5793  * unknown for backwards compatibility with NVRAM_UPDATE_FINISH_OUT.
5794  */
5795 #define MC_CMD_NVRAM_VERIFY_RC_UNKNOWN 0x0
5796 /* enum: Verify succeeded without any errors. */
5797 #define MC_CMD_NVRAM_VERIFY_RC_SUCCESS 0x1
5798 /* enum: CMS format verification failed due to an internal error. */
5799 #define MC_CMD_NVRAM_VERIFY_RC_CMS_CHECK_FAILED 0x2
5800 /* enum: Invalid CMS format in image metadata. */
5801 #define MC_CMD_NVRAM_VERIFY_RC_INVALID_CMS_FORMAT 0x3
5802 /* enum: Message digest verification failed due to an internal error. */
5803 #define MC_CMD_NVRAM_VERIFY_RC_MESSAGE_DIGEST_CHECK_FAILED 0x4
5804 /* enum: Error in message digest calculated over the reflash-header, payload
5805  * and reflash-trailer.
5806  */
5807 #define MC_CMD_NVRAM_VERIFY_RC_BAD_MESSAGE_DIGEST 0x5
5808 /* enum: Signature verification failed due to an internal error. */
5809 #define MC_CMD_NVRAM_VERIFY_RC_SIGNATURE_CHECK_FAILED 0x6
5810 /* enum: There are no valid signatures in the image. */
5811 #define MC_CMD_NVRAM_VERIFY_RC_NO_VALID_SIGNATURES 0x7
5812 /* enum: Trusted approvers verification failed due to an internal error. */
5813 #define MC_CMD_NVRAM_VERIFY_RC_TRUSTED_APPROVERS_CHECK_FAILED 0x8
5814 /* enum: The Trusted approver's list is empty. */
5815 #define MC_CMD_NVRAM_VERIFY_RC_NO_TRUSTED_APPROVERS 0x9
5816 /* enum: Signature chain verification failed due to an internal error. */
5817 #define MC_CMD_NVRAM_VERIFY_RC_SIGNATURE_CHAIN_CHECK_FAILED 0xa
5818 /* enum: The signers of the signatures in the image are not listed in the
5819  * Trusted approver's list.
5820  */
5821 #define MC_CMD_NVRAM_VERIFY_RC_NO_SIGNATURE_MATCH 0xb
5822 /* enum: The image contains a test-signed certificate, but the adapter accepts
5823  * only production signed images.
5824  */
5825 #define MC_CMD_NVRAM_VERIFY_RC_REJECT_TEST_SIGNED 0xc
5826 /* enum: The image has a lower security level than the current firmware. */
5827 #define MC_CMD_NVRAM_VERIFY_RC_SECURITY_LEVEL_DOWNGRADE 0xd
5828 /* enum: Internal-error. The signed image is missing the 'contents' section,
5829  * where the 'contents' section holds the actual image payload to be applied.
5830  */
5831 #define MC_CMD_NVRAM_VERIFY_RC_CONTENT_NOT_FOUND 0xe
5832 /* enum: Internal-error. The bundle header is invalid. */
5833 #define MC_CMD_NVRAM_VERIFY_RC_BUNDLE_CONTENT_HEADER_INVALID 0xf
5834 /* enum: Internal-error. The bundle does not have a valid reflash image layout.
5835  */
5836 #define MC_CMD_NVRAM_VERIFY_RC_BUNDLE_REFLASH_IMAGE_INVALID 0x10
5837 /* enum: Internal-error. The bundle has an inconsistent layout of components or
5838  * incorrect checksum.
5839  */
5840 #define MC_CMD_NVRAM_VERIFY_RC_BUNDLE_IMAGE_LAYOUT_INVALID 0x11
5841 /* enum: Internal-error. The bundle manifest is inconsistent with components in
5842  * the bundle.
5843  */
5844 #define MC_CMD_NVRAM_VERIFY_RC_BUNDLE_MANIFEST_INVALID 0x12
5845 /* enum: Internal-error. The number of components in a bundle do not match the
5846  * number of components advertised by the bundle manifest.
5847  */
5848 #define MC_CMD_NVRAM_VERIFY_RC_BUNDLE_MANIFEST_NUM_COMPONENTS_MISMATCH 0x13
5849 /* enum: Internal-error. The bundle contains too many components for the MC
5850  * firmware to process
5851  */
5852 #define MC_CMD_NVRAM_VERIFY_RC_BUNDLE_MANIFEST_TOO_MANY_COMPONENTS 0x14
5853 /* enum: Internal-error. The bundle manifest has an invalid/inconsistent
5854  * component.
5855  */
5856 #define MC_CMD_NVRAM_VERIFY_RC_BUNDLE_MANIFEST_COMPONENT_INVALID 0x15
5857 /* enum: Internal-error. The hash of a component does not match the hash stored
5858  * in the bundle manifest.
5859  */
5860 #define MC_CMD_NVRAM_VERIFY_RC_BUNDLE_MANIFEST_COMPONENT_HASH_MISMATCH 0x16
5861 /* enum: Internal-error. Component hash calculation failed. */
5862 #define MC_CMD_NVRAM_VERIFY_RC_BUNDLE_MANIFEST_COMPONENT_HASH_FAILED 0x17
5863 /* enum: Internal-error. The component does not have a valid reflash image
5864  * layout.
5865  */
5866 #define MC_CMD_NVRAM_VERIFY_RC_BUNDLE_COMPONENT_REFLASH_IMAGE_INVALID 0x18
5867 /* enum: The bundle processing code failed to copy a component to its target
5868  * partition.
5869  */
5870 #define MC_CMD_NVRAM_VERIFY_RC_BUNDLE_COMPONENT_COPY_FAILED 0x19
5871 /* enum: The update operation is in-progress. */
5872 #define MC_CMD_NVRAM_VERIFY_RC_PENDING 0x1a
5873
5874
5875 /***********************************/
5876 /* MC_CMD_REBOOT
5877  * Reboot the MC.
5878  *
5879  * The AFTER_ASSERTION flag is intended to be used when the driver notices an
5880  * assertion failure (at which point it is expected to perform a complete tear
5881  * down and reinitialise), to allow both ports to reset the MC once in an
5882  * atomic fashion.
5883  *
5884  * Production mc firmwares are generally compiled with REBOOT_ON_ASSERT=1,
5885  * which means that they will automatically reboot out of the assertion
5886  * handler, so this is in practise an optional operation. It is still
5887  * recommended that drivers execute this to support custom firmwares with
5888  * REBOOT_ON_ASSERT=0.
5889  *
5890  * Locks required: NONE Returns: Nothing. You get back a response with ERR=1,
5891  * DATALEN=0
5892  */
5893 #define MC_CMD_REBOOT 0x3d
5894 #undef  MC_CMD_0x3d_PRIVILEGE_CTG
5895
5896 #define MC_CMD_0x3d_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
5897
5898 /* MC_CMD_REBOOT_IN msgrequest */
5899 #define MC_CMD_REBOOT_IN_LEN 4
5900 #define MC_CMD_REBOOT_IN_FLAGS_OFST 0
5901 #define MC_CMD_REBOOT_IN_FLAGS_LEN 4
5902 #define MC_CMD_REBOOT_FLAGS_AFTER_ASSERTION 0x1 /* enum */
5903
5904 /* MC_CMD_REBOOT_OUT msgresponse */
5905 #define MC_CMD_REBOOT_OUT_LEN 0
5906
5907
5908 /***********************************/
5909 /* MC_CMD_SCHEDINFO
5910  * Request scheduler info. Locks required: NONE. Returns: An array of
5911  * (timeslice,maximum overrun), one for each thread, in ascending order of
5912  * thread address.
5913  */
5914 #define MC_CMD_SCHEDINFO 0x3e
5915 #undef  MC_CMD_0x3e_PRIVILEGE_CTG
5916
5917 #define MC_CMD_0x3e_PRIVILEGE_CTG SRIOV_CTG_ADMIN
5918
5919 /* MC_CMD_SCHEDINFO_IN msgrequest */
5920 #define MC_CMD_SCHEDINFO_IN_LEN 0
5921
5922 /* MC_CMD_SCHEDINFO_OUT msgresponse */
5923 #define MC_CMD_SCHEDINFO_OUT_LENMIN 4
5924 #define MC_CMD_SCHEDINFO_OUT_LENMAX 252
5925 #define MC_CMD_SCHEDINFO_OUT_LENMAX_MCDI2 1020
5926 #define MC_CMD_SCHEDINFO_OUT_LEN(num) (0+4*(num))
5927 #define MC_CMD_SCHEDINFO_OUT_DATA_NUM(len) (((len)-0)/4)
5928 #define MC_CMD_SCHEDINFO_OUT_DATA_OFST 0
5929 #define MC_CMD_SCHEDINFO_OUT_DATA_LEN 4
5930 #define MC_CMD_SCHEDINFO_OUT_DATA_MINNUM 1
5931 #define MC_CMD_SCHEDINFO_OUT_DATA_MAXNUM 63
5932 #define MC_CMD_SCHEDINFO_OUT_DATA_MAXNUM_MCDI2 255
5933
5934
5935 /***********************************/
5936 /* MC_CMD_REBOOT_MODE
5937  * Set the mode for the next MC reboot. Locks required: NONE. Sets the reboot
5938  * mode to the specified value. Returns the old mode.
5939  */
5940 #define MC_CMD_REBOOT_MODE 0x3f
5941 #undef  MC_CMD_0x3f_PRIVILEGE_CTG
5942
5943 #define MC_CMD_0x3f_PRIVILEGE_CTG SRIOV_CTG_INSECURE
5944
5945 /* MC_CMD_REBOOT_MODE_IN msgrequest */
5946 #define MC_CMD_REBOOT_MODE_IN_LEN 4
5947 #define MC_CMD_REBOOT_MODE_IN_VALUE_OFST 0
5948 #define MC_CMD_REBOOT_MODE_IN_VALUE_LEN 4
5949 /* enum: Normal. */
5950 #define MC_CMD_REBOOT_MODE_NORMAL 0x0
5951 /* enum: Power-on Reset. */
5952 #define MC_CMD_REBOOT_MODE_POR 0x2
5953 /* enum: Snapper. */
5954 #define MC_CMD_REBOOT_MODE_SNAPPER 0x3
5955 /* enum: snapper fake POR */
5956 #define MC_CMD_REBOOT_MODE_SNAPPER_POR 0x4
5957 #define MC_CMD_REBOOT_MODE_IN_FAKE_OFST 0
5958 #define MC_CMD_REBOOT_MODE_IN_FAKE_LBN 7
5959 #define MC_CMD_REBOOT_MODE_IN_FAKE_WIDTH 1
5960
5961 /* MC_CMD_REBOOT_MODE_OUT msgresponse */
5962 #define MC_CMD_REBOOT_MODE_OUT_LEN 4
5963 #define MC_CMD_REBOOT_MODE_OUT_VALUE_OFST 0
5964 #define MC_CMD_REBOOT_MODE_OUT_VALUE_LEN 4
5965
5966
5967 /***********************************/
5968 /* MC_CMD_SENSOR_INFO
5969  * Returns information about every available sensor.
5970  *
5971  * Each sensor has a single (16bit) value, and a corresponding state. The
5972  * mapping between value and state is nominally determined by the MC, but may
5973  * be implemented using up to 2 ranges per sensor.
5974  *
5975  * This call returns a mask (32bit) of the sensors that are supported by this
5976  * platform, then an array of sensor information structures, in order of sensor
5977  * type (but without gaps for unimplemented sensors). Each structure defines
5978  * the ranges for the corresponding sensor. An unused range is indicated by
5979  * equal limit values. If one range is used, a value outside that range results
5980  * in STATE_FATAL. If two ranges are used, a value outside the second range
5981  * results in STATE_FATAL while a value outside the first and inside the second
5982  * range results in STATE_WARNING.
5983  *
5984  * Sensor masks and sensor information arrays are organised into pages. For
5985  * backward compatibility, older host software can only use sensors in page 0.
5986  * Bit 32 in the sensor mask was previously unused, and is no reserved for use
5987  * as the next page flag.
5988  *
5989  * If the request does not contain a PAGE value then firmware will only return
5990  * page 0 of sensor information, with bit 31 in the sensor mask cleared.
5991  *
5992  * If the request contains a PAGE value then firmware responds with the sensor
5993  * mask and sensor information array for that page of sensors. In this case bit
5994  * 31 in the mask is set if another page exists.
5995  *
5996  * Locks required: None Returns: 0
5997  */
5998 #define MC_CMD_SENSOR_INFO 0x41
5999 #undef  MC_CMD_0x41_PRIVILEGE_CTG
6000
6001 #define MC_CMD_0x41_PRIVILEGE_CTG SRIOV_CTG_GENERAL
6002
6003 /* MC_CMD_SENSOR_INFO_IN msgrequest */
6004 #define MC_CMD_SENSOR_INFO_IN_LEN 0
6005
6006 /* MC_CMD_SENSOR_INFO_EXT_IN msgrequest */
6007 #define MC_CMD_SENSOR_INFO_EXT_IN_LEN 4
6008 /* Which page of sensors to report.
6009  *
6010  * Page 0 contains sensors 0 to 30 (sensor 31 is the next page bit).
6011  *
6012  * Page 1 contains sensors 32 to 62 (sensor 63 is the next page bit). etc.
6013  */
6014 #define MC_CMD_SENSOR_INFO_EXT_IN_PAGE_OFST 0
6015 #define MC_CMD_SENSOR_INFO_EXT_IN_PAGE_LEN 4
6016
6017 /* MC_CMD_SENSOR_INFO_EXT_IN_V2 msgrequest */
6018 #define MC_CMD_SENSOR_INFO_EXT_IN_V2_LEN 8
6019 /* Which page of sensors to report.
6020  *
6021  * Page 0 contains sensors 0 to 30 (sensor 31 is the next page bit).
6022  *
6023  * Page 1 contains sensors 32 to 62 (sensor 63 is the next page bit). etc.
6024  */
6025 #define MC_CMD_SENSOR_INFO_EXT_IN_V2_PAGE_OFST 0
6026 #define MC_CMD_SENSOR_INFO_EXT_IN_V2_PAGE_LEN 4
6027 /* Flags controlling information retrieved */
6028 #define MC_CMD_SENSOR_INFO_EXT_IN_V2_FLAGS_OFST 4
6029 #define MC_CMD_SENSOR_INFO_EXT_IN_V2_FLAGS_LEN 4
6030 #define MC_CMD_SENSOR_INFO_EXT_IN_V2_ENGINEERING_OFST 4
6031 #define MC_CMD_SENSOR_INFO_EXT_IN_V2_ENGINEERING_LBN 0
6032 #define MC_CMD_SENSOR_INFO_EXT_IN_V2_ENGINEERING_WIDTH 1
6033
6034 /* MC_CMD_SENSOR_INFO_OUT msgresponse */
6035 #define MC_CMD_SENSOR_INFO_OUT_LENMIN 4
6036 #define MC_CMD_SENSOR_INFO_OUT_LENMAX 252
6037 #define MC_CMD_SENSOR_INFO_OUT_LENMAX_MCDI2 1020
6038 #define MC_CMD_SENSOR_INFO_OUT_LEN(num) (4+8*(num))
6039 #define MC_CMD_SENSOR_INFO_OUT_MC_CMD_SENSOR_ENTRY_NUM(len) (((len)-4)/8)
6040 #define MC_CMD_SENSOR_INFO_OUT_MASK_OFST 0
6041 #define MC_CMD_SENSOR_INFO_OUT_MASK_LEN 4
6042 /* enum: Controller temperature: degC */
6043 #define MC_CMD_SENSOR_CONTROLLER_TEMP 0x0
6044 /* enum: Phy common temperature: degC */
6045 #define MC_CMD_SENSOR_PHY_COMMON_TEMP 0x1
6046 /* enum: Controller cooling: bool */
6047 #define MC_CMD_SENSOR_CONTROLLER_COOLING 0x2
6048 /* enum: Phy 0 temperature: degC */
6049 #define MC_CMD_SENSOR_PHY0_TEMP 0x3
6050 /* enum: Phy 0 cooling: bool */
6051 #define MC_CMD_SENSOR_PHY0_COOLING 0x4
6052 /* enum: Phy 1 temperature: degC */
6053 #define MC_CMD_SENSOR_PHY1_TEMP 0x5
6054 /* enum: Phy 1 cooling: bool */
6055 #define MC_CMD_SENSOR_PHY1_COOLING 0x6
6056 /* enum: 1.0v power: mV */
6057 #define MC_CMD_SENSOR_IN_1V0 0x7
6058 /* enum: 1.2v power: mV */
6059 #define MC_CMD_SENSOR_IN_1V2 0x8
6060 /* enum: 1.8v power: mV */
6061 #define MC_CMD_SENSOR_IN_1V8 0x9
6062 /* enum: 2.5v power: mV */
6063 #define MC_CMD_SENSOR_IN_2V5 0xa
6064 /* enum: 3.3v power: mV */
6065 #define MC_CMD_SENSOR_IN_3V3 0xb
6066 /* enum: 12v power: mV */
6067 #define MC_CMD_SENSOR_IN_12V0 0xc
6068 /* enum: 1.2v analogue power: mV */
6069 #define MC_CMD_SENSOR_IN_1V2A 0xd
6070 /* enum: reference voltage: mV */
6071 #define MC_CMD_SENSOR_IN_VREF 0xe
6072 /* enum: AOE FPGA power: mV */
6073 #define MC_CMD_SENSOR_OUT_VAOE 0xf
6074 /* enum: AOE FPGA temperature: degC */
6075 #define MC_CMD_SENSOR_AOE_TEMP 0x10
6076 /* enum: AOE FPGA PSU temperature: degC */
6077 #define MC_CMD_SENSOR_PSU_AOE_TEMP 0x11
6078 /* enum: AOE PSU temperature: degC */
6079 #define MC_CMD_SENSOR_PSU_TEMP 0x12
6080 /* enum: Fan 0 speed: RPM */
6081 #define MC_CMD_SENSOR_FAN_0 0x13
6082 /* enum: Fan 1 speed: RPM */
6083 #define MC_CMD_SENSOR_FAN_1 0x14
6084 /* enum: Fan 2 speed: RPM */
6085 #define MC_CMD_SENSOR_FAN_2 0x15
6086 /* enum: Fan 3 speed: RPM */
6087 #define MC_CMD_SENSOR_FAN_3 0x16
6088 /* enum: Fan 4 speed: RPM */
6089 #define MC_CMD_SENSOR_FAN_4 0x17
6090 /* enum: AOE FPGA input power: mV */
6091 #define MC_CMD_SENSOR_IN_VAOE 0x18
6092 /* enum: AOE FPGA current: mA */
6093 #define MC_CMD_SENSOR_OUT_IAOE 0x19
6094 /* enum: AOE FPGA input current: mA */
6095 #define MC_CMD_SENSOR_IN_IAOE 0x1a
6096 /* enum: NIC power consumption: W */
6097 #define MC_CMD_SENSOR_NIC_POWER 0x1b
6098 /* enum: 0.9v power voltage: mV */
6099 #define MC_CMD_SENSOR_IN_0V9 0x1c
6100 /* enum: 0.9v power current: mA */
6101 #define MC_CMD_SENSOR_IN_I0V9 0x1d
6102 /* enum: 1.2v power current: mA */
6103 #define MC_CMD_SENSOR_IN_I1V2 0x1e
6104 /* enum: Not a sensor: reserved for the next page flag */
6105 #define MC_CMD_SENSOR_PAGE0_NEXT 0x1f
6106 /* enum: 0.9v power voltage (at ADC): mV */
6107 #define MC_CMD_SENSOR_IN_0V9_ADC 0x20
6108 /* enum: Controller temperature 2: degC */
6109 #define MC_CMD_SENSOR_CONTROLLER_2_TEMP 0x21
6110 /* enum: Voltage regulator internal temperature: degC */
6111 #define MC_CMD_SENSOR_VREG_INTERNAL_TEMP 0x22
6112 /* enum: 0.9V voltage regulator temperature: degC */
6113 #define MC_CMD_SENSOR_VREG_0V9_TEMP 0x23
6114 /* enum: 1.2V voltage regulator temperature: degC */
6115 #define MC_CMD_SENSOR_VREG_1V2_TEMP 0x24
6116 /* enum: controller internal temperature sensor voltage (internal ADC): mV */
6117 #define MC_CMD_SENSOR_CONTROLLER_VPTAT 0x25
6118 /* enum: controller internal temperature (internal ADC): degC */
6119 #define MC_CMD_SENSOR_CONTROLLER_INTERNAL_TEMP 0x26
6120 /* enum: controller internal temperature sensor voltage (external ADC): mV */
6121 #define MC_CMD_SENSOR_CONTROLLER_VPTAT_EXTADC 0x27
6122 /* enum: controller internal temperature (external ADC): degC */
6123 #define MC_CMD_SENSOR_CONTROLLER_INTERNAL_TEMP_EXTADC 0x28
6124 /* enum: ambient temperature: degC */
6125 #define MC_CMD_SENSOR_AMBIENT_TEMP 0x29
6126 /* enum: air flow: bool */
6127 #define MC_CMD_SENSOR_AIRFLOW 0x2a
6128 /* enum: voltage between VSS08D and VSS08D at CSR: mV */
6129 #define MC_CMD_SENSOR_VDD08D_VSS08D_CSR 0x2b
6130 /* enum: voltage between VSS08D and VSS08D at CSR (external ADC): mV */
6131 #define MC_CMD_SENSOR_VDD08D_VSS08D_CSR_EXTADC 0x2c
6132 /* enum: Hotpoint temperature: degC */
6133 #define MC_CMD_SENSOR_HOTPOINT_TEMP 0x2d
6134 /* enum: Port 0 PHY power switch over-current: bool */
6135 #define MC_CMD_SENSOR_PHY_POWER_PORT0 0x2e
6136 /* enum: Port 1 PHY power switch over-current: bool */
6137 #define MC_CMD_SENSOR_PHY_POWER_PORT1 0x2f
6138 /* enum: Mop-up microcontroller reference voltage: mV */
6139 #define MC_CMD_SENSOR_MUM_VCC 0x30
6140 /* enum: 0.9v power phase A voltage: mV */
6141 #define MC_CMD_SENSOR_IN_0V9_A 0x31
6142 /* enum: 0.9v power phase A current: mA */
6143 #define MC_CMD_SENSOR_IN_I0V9_A 0x32
6144 /* enum: 0.9V voltage regulator phase A temperature: degC */
6145 #define MC_CMD_SENSOR_VREG_0V9_A_TEMP 0x33
6146 /* enum: 0.9v power phase B voltage: mV */
6147 #define MC_CMD_SENSOR_IN_0V9_B 0x34
6148 /* enum: 0.9v power phase B current: mA */
6149 #define MC_CMD_SENSOR_IN_I0V9_B 0x35
6150 /* enum: 0.9V voltage regulator phase B temperature: degC */
6151 #define MC_CMD_SENSOR_VREG_0V9_B_TEMP 0x36
6152 /* enum: CCOM AVREG 1v2 supply (interval ADC): mV */
6153 #define MC_CMD_SENSOR_CCOM_AVREG_1V2_SUPPLY 0x37
6154 /* enum: CCOM AVREG 1v2 supply (external ADC): mV */
6155 #define MC_CMD_SENSOR_CCOM_AVREG_1V2_SUPPLY_EXTADC 0x38
6156 /* enum: CCOM AVREG 1v8 supply (interval ADC): mV */
6157 #define MC_CMD_SENSOR_CCOM_AVREG_1V8_SUPPLY 0x39
6158 /* enum: CCOM AVREG 1v8 supply (external ADC): mV */
6159 #define MC_CMD_SENSOR_CCOM_AVREG_1V8_SUPPLY_EXTADC 0x3a
6160 /* enum: CCOM RTS temperature: degC */
6161 #define MC_CMD_SENSOR_CONTROLLER_RTS 0x3b
6162 /* enum: Not a sensor: reserved for the next page flag */
6163 #define MC_CMD_SENSOR_PAGE1_NEXT 0x3f
6164 /* enum: controller internal temperature sensor voltage on master core
6165  * (internal ADC): mV
6166  */
6167 #define MC_CMD_SENSOR_CONTROLLER_MASTER_VPTAT 0x40
6168 /* enum: controller internal temperature on master core (internal ADC): degC */
6169 #define MC_CMD_SENSOR_CONTROLLER_MASTER_INTERNAL_TEMP 0x41
6170 /* enum: controller internal temperature sensor voltage on master core
6171  * (external ADC): mV
6172  */
6173 #define MC_CMD_SENSOR_CONTROLLER_MASTER_VPTAT_EXTADC 0x42
6174 /* enum: controller internal temperature on master core (external ADC): degC */
6175 #define MC_CMD_SENSOR_CONTROLLER_MASTER_INTERNAL_TEMP_EXTADC 0x43
6176 /* enum: controller internal temperature on slave core sensor voltage (internal
6177  * ADC): mV
6178  */
6179 #define MC_CMD_SENSOR_CONTROLLER_SLAVE_VPTAT 0x44
6180 /* enum: controller internal temperature on slave core (internal ADC): degC */
6181 #define MC_CMD_SENSOR_CONTROLLER_SLAVE_INTERNAL_TEMP 0x45
6182 /* enum: controller internal temperature on slave core sensor voltage (external
6183  * ADC): mV
6184  */
6185 #define MC_CMD_SENSOR_CONTROLLER_SLAVE_VPTAT_EXTADC 0x46
6186 /* enum: controller internal temperature on slave core (external ADC): degC */
6187 #define MC_CMD_SENSOR_CONTROLLER_SLAVE_INTERNAL_TEMP_EXTADC 0x47
6188 /* enum: Voltage supplied to the SODIMMs from their power supply: mV */
6189 #define MC_CMD_SENSOR_SODIMM_VOUT 0x49
6190 /* enum: Temperature of SODIMM 0 (if installed): degC */
6191 #define MC_CMD_SENSOR_SODIMM_0_TEMP 0x4a
6192 /* enum: Temperature of SODIMM 1 (if installed): degC */
6193 #define MC_CMD_SENSOR_SODIMM_1_TEMP 0x4b
6194 /* enum: Voltage supplied to the QSFP #0 from their power supply: mV */
6195 #define MC_CMD_SENSOR_PHY0_VCC 0x4c
6196 /* enum: Voltage supplied to the QSFP #1 from their power supply: mV */
6197 #define MC_CMD_SENSOR_PHY1_VCC 0x4d
6198 /* enum: Controller die temperature (TDIODE): degC */
6199 #define MC_CMD_SENSOR_CONTROLLER_TDIODE_TEMP 0x4e
6200 /* enum: Board temperature (front): degC */
6201 #define MC_CMD_SENSOR_BOARD_FRONT_TEMP 0x4f
6202 /* enum: Board temperature (back): degC */
6203 #define MC_CMD_SENSOR_BOARD_BACK_TEMP 0x50
6204 /* enum: 1.8v power current: mA */
6205 #define MC_CMD_SENSOR_IN_I1V8 0x51
6206 /* enum: 2.5v power current: mA */
6207 #define MC_CMD_SENSOR_IN_I2V5 0x52
6208 /* enum: 3.3v power current: mA */
6209 #define MC_CMD_SENSOR_IN_I3V3 0x53
6210 /* enum: 12v power current: mA */
6211 #define MC_CMD_SENSOR_IN_I12V0 0x54
6212 /* enum: 1.3v power: mV */
6213 #define MC_CMD_SENSOR_IN_1V3 0x55
6214 /* enum: 1.3v power current: mA */
6215 #define MC_CMD_SENSOR_IN_I1V3 0x56
6216 /* enum: Engineering sensor 1 */
6217 #define MC_CMD_SENSOR_ENGINEERING_1 0x57
6218 /* enum: Engineering sensor 2 */
6219 #define MC_CMD_SENSOR_ENGINEERING_2 0x58
6220 /* enum: Engineering sensor 3 */
6221 #define MC_CMD_SENSOR_ENGINEERING_3 0x59
6222 /* enum: Engineering sensor 4 */
6223 #define MC_CMD_SENSOR_ENGINEERING_4 0x5a
6224 /* enum: Engineering sensor 5 */
6225 #define MC_CMD_SENSOR_ENGINEERING_5 0x5b
6226 /* enum: Engineering sensor 6 */
6227 #define MC_CMD_SENSOR_ENGINEERING_6 0x5c
6228 /* enum: Engineering sensor 7 */
6229 #define MC_CMD_SENSOR_ENGINEERING_7 0x5d
6230 /* enum: Engineering sensor 8 */
6231 #define MC_CMD_SENSOR_ENGINEERING_8 0x5e
6232 /* enum: Not a sensor: reserved for the next page flag */
6233 #define MC_CMD_SENSOR_PAGE2_NEXT 0x5f
6234 /* MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF */
6235 #define MC_CMD_SENSOR_ENTRY_OFST 4
6236 #define MC_CMD_SENSOR_ENTRY_LEN 8
6237 #define MC_CMD_SENSOR_ENTRY_LO_OFST 4
6238 #define MC_CMD_SENSOR_ENTRY_HI_OFST 8
6239 #define MC_CMD_SENSOR_ENTRY_MINNUM 0
6240 #define MC_CMD_SENSOR_ENTRY_MAXNUM 31
6241 #define MC_CMD_SENSOR_ENTRY_MAXNUM_MCDI2 127
6242
6243 /* MC_CMD_SENSOR_INFO_EXT_OUT msgresponse */
6244 #define MC_CMD_SENSOR_INFO_EXT_OUT_LENMIN 4
6245 #define MC_CMD_SENSOR_INFO_EXT_OUT_LENMAX 252
6246 #define MC_CMD_SENSOR_INFO_EXT_OUT_LENMAX_MCDI2 1020
6247 #define MC_CMD_SENSOR_INFO_EXT_OUT_LEN(num) (4+8*(num))
6248 #define MC_CMD_SENSOR_INFO_EXT_OUT_MC_CMD_SENSOR_ENTRY_NUM(len) (((len)-4)/8)
6249 #define MC_CMD_SENSOR_INFO_EXT_OUT_MASK_OFST 0
6250 #define MC_CMD_SENSOR_INFO_EXT_OUT_MASK_LEN 4
6251 /*            Enum values, see field(s): */
6252 /*               MC_CMD_SENSOR_INFO_OUT */
6253 #define MC_CMD_SENSOR_INFO_EXT_OUT_NEXT_PAGE_OFST 0
6254 #define MC_CMD_SENSOR_INFO_EXT_OUT_NEXT_PAGE_LBN 31
6255 #define MC_CMD_SENSOR_INFO_EXT_OUT_NEXT_PAGE_WIDTH 1
6256 /* MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF */
6257 /*            MC_CMD_SENSOR_ENTRY_OFST 4 */
6258 /*            MC_CMD_SENSOR_ENTRY_LEN 8 */
6259 /*            MC_CMD_SENSOR_ENTRY_LO_OFST 4 */
6260 /*            MC_CMD_SENSOR_ENTRY_HI_OFST 8 */
6261 /*            MC_CMD_SENSOR_ENTRY_MINNUM 0 */
6262 /*            MC_CMD_SENSOR_ENTRY_MAXNUM 31 */
6263 /*            MC_CMD_SENSOR_ENTRY_MAXNUM_MCDI2 127 */
6264
6265 /* MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF structuredef */
6266 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_LEN 8
6267 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_MIN1_OFST 0
6268 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_MIN1_LEN 2
6269 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_MIN1_LBN 0
6270 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_MIN1_WIDTH 16
6271 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_MAX1_OFST 2
6272 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_MAX1_LEN 2
6273 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_MAX1_LBN 16
6274 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_MAX1_WIDTH 16
6275 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_MIN2_OFST 4
6276 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_MIN2_LEN 2
6277 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_MIN2_LBN 32
6278 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_MIN2_WIDTH 16
6279 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_MAX2_OFST 6
6280 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_MAX2_LEN 2
6281 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_MAX2_LBN 48
6282 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_MAX2_WIDTH 16
6283
6284
6285 /***********************************/
6286 /* MC_CMD_READ_SENSORS
6287  * Returns the current reading from each sensor. DMAs an array of sensor
6288  * readings, in order of sensor type (but without gaps for unimplemented
6289  * sensors), into host memory. Each array element is a
6290  * MC_CMD_SENSOR_VALUE_ENTRY_TYPEDEF dword.
6291  *
6292  * If the request does not contain the LENGTH field then only sensors 0 to 30
6293  * are reported, to avoid DMA buffer overflow in older host software. If the
6294  * sensor reading require more space than the LENGTH allows, then return
6295  * EINVAL.
6296  *
6297  * The MC will send a SENSOREVT event every time any sensor changes state. The
6298  * driver is responsible for ensuring that it doesn't miss any events. The
6299  * board will function normally if all sensors are in STATE_OK or
6300  * STATE_WARNING. Otherwise the board should not be expected to function.
6301  */
6302 #define MC_CMD_READ_SENSORS 0x42
6303 #undef  MC_CMD_0x42_PRIVILEGE_CTG
6304
6305 #define MC_CMD_0x42_PRIVILEGE_CTG SRIOV_CTG_GENERAL
6306
6307 /* MC_CMD_READ_SENSORS_IN msgrequest */
6308 #define MC_CMD_READ_SENSORS_IN_LEN 8
6309 /* DMA address of host buffer for sensor readings (must be 4Kbyte aligned).
6310  *
6311  * If the address is 0xffffffffffffffff send the readings in the response (used
6312  * by cmdclient).
6313  */
6314 #define MC_CMD_READ_SENSORS_IN_DMA_ADDR_OFST 0
6315 #define MC_CMD_READ_SENSORS_IN_DMA_ADDR_LEN 8
6316 #define MC_CMD_READ_SENSORS_IN_DMA_ADDR_LO_OFST 0
6317 #define MC_CMD_READ_SENSORS_IN_DMA_ADDR_HI_OFST 4
6318
6319 /* MC_CMD_READ_SENSORS_EXT_IN msgrequest */
6320 #define MC_CMD_READ_SENSORS_EXT_IN_LEN 12
6321 /* DMA address of host buffer for sensor readings (must be 4Kbyte aligned).
6322  *
6323  * If the address is 0xffffffffffffffff send the readings in the response (used
6324  * by cmdclient).
6325  */
6326 #define MC_CMD_READ_SENSORS_EXT_IN_DMA_ADDR_OFST 0
6327 #define MC_CMD_READ_SENSORS_EXT_IN_DMA_ADDR_LEN 8
6328 #define MC_CMD_READ_SENSORS_EXT_IN_DMA_ADDR_LO_OFST 0
6329 #define MC_CMD_READ_SENSORS_EXT_IN_DMA_ADDR_HI_OFST 4
6330 /* Size in bytes of host buffer. */
6331 #define MC_CMD_READ_SENSORS_EXT_IN_LENGTH_OFST 8
6332 #define MC_CMD_READ_SENSORS_EXT_IN_LENGTH_LEN 4
6333
6334 /* MC_CMD_READ_SENSORS_EXT_IN_V2 msgrequest */
6335 #define MC_CMD_READ_SENSORS_EXT_IN_V2_LEN 16
6336 /* DMA address of host buffer for sensor readings (must be 4Kbyte aligned).
6337  *
6338  * If the address is 0xffffffffffffffff send the readings in the response (used
6339  * by cmdclient).
6340  */
6341 #define MC_CMD_READ_SENSORS_EXT_IN_V2_DMA_ADDR_OFST 0
6342 #define MC_CMD_READ_SENSORS_EXT_IN_V2_DMA_ADDR_LEN 8
6343 #define MC_CMD_READ_SENSORS_EXT_IN_V2_DMA_ADDR_LO_OFST 0
6344 #define MC_CMD_READ_SENSORS_EXT_IN_V2_DMA_ADDR_HI_OFST 4
6345 /* Size in bytes of host buffer. */
6346 #define MC_CMD_READ_SENSORS_EXT_IN_V2_LENGTH_OFST 8
6347 #define MC_CMD_READ_SENSORS_EXT_IN_V2_LENGTH_LEN 4
6348 /* Flags controlling information retrieved */
6349 #define MC_CMD_READ_SENSORS_EXT_IN_V2_FLAGS_OFST 12
6350 #define MC_CMD_READ_SENSORS_EXT_IN_V2_FLAGS_LEN 4
6351 #define MC_CMD_READ_SENSORS_EXT_IN_V2_ENGINEERING_OFST 12
6352 #define MC_CMD_READ_SENSORS_EXT_IN_V2_ENGINEERING_LBN 0
6353 #define MC_CMD_READ_SENSORS_EXT_IN_V2_ENGINEERING_WIDTH 1
6354
6355 /* MC_CMD_READ_SENSORS_OUT msgresponse */
6356 #define MC_CMD_READ_SENSORS_OUT_LEN 0
6357
6358 /* MC_CMD_READ_SENSORS_EXT_OUT msgresponse */
6359 #define MC_CMD_READ_SENSORS_EXT_OUT_LEN 0
6360
6361 /* MC_CMD_SENSOR_VALUE_ENTRY_TYPEDEF structuredef */
6362 #define MC_CMD_SENSOR_VALUE_ENTRY_TYPEDEF_LEN 4
6363 #define MC_CMD_SENSOR_VALUE_ENTRY_TYPEDEF_VALUE_OFST 0
6364 #define MC_CMD_SENSOR_VALUE_ENTRY_TYPEDEF_VALUE_LEN 2
6365 #define MC_CMD_SENSOR_VALUE_ENTRY_TYPEDEF_VALUE_LBN 0
6366 #define MC_CMD_SENSOR_VALUE_ENTRY_TYPEDEF_VALUE_WIDTH 16
6367 #define MC_CMD_SENSOR_VALUE_ENTRY_TYPEDEF_STATE_OFST 2
6368 #define MC_CMD_SENSOR_VALUE_ENTRY_TYPEDEF_STATE_LEN 1
6369 /* enum: Ok. */
6370 #define MC_CMD_SENSOR_STATE_OK 0x0
6371 /* enum: Breached warning threshold. */
6372 #define MC_CMD_SENSOR_STATE_WARNING 0x1
6373 /* enum: Breached fatal threshold. */
6374 #define MC_CMD_SENSOR_STATE_FATAL 0x2
6375 /* enum: Fault with sensor. */
6376 #define MC_CMD_SENSOR_STATE_BROKEN 0x3
6377 /* enum: Sensor is working but does not currently have a reading. */
6378 #define MC_CMD_SENSOR_STATE_NO_READING 0x4
6379 /* enum: Sensor initialisation failed. */
6380 #define MC_CMD_SENSOR_STATE_INIT_FAILED 0x5
6381 #define MC_CMD_SENSOR_VALUE_ENTRY_TYPEDEF_STATE_LBN 16
6382 #define MC_CMD_SENSOR_VALUE_ENTRY_TYPEDEF_STATE_WIDTH 8
6383 #define MC_CMD_SENSOR_VALUE_ENTRY_TYPEDEF_TYPE_OFST 3
6384 #define MC_CMD_SENSOR_VALUE_ENTRY_TYPEDEF_TYPE_LEN 1
6385 /*            Enum values, see field(s): */
6386 /*               MC_CMD_SENSOR_INFO/MC_CMD_SENSOR_INFO_OUT/MASK */
6387 #define MC_CMD_SENSOR_VALUE_ENTRY_TYPEDEF_TYPE_LBN 24
6388 #define MC_CMD_SENSOR_VALUE_ENTRY_TYPEDEF_TYPE_WIDTH 8
6389
6390
6391 /***********************************/
6392 /* MC_CMD_GET_PHY_STATE
6393  * Report current state of PHY. A 'zombie' PHY is a PHY that has failed to boot
6394  * (e.g. due to missing or corrupted firmware). Locks required: None. Return
6395  * code: 0
6396  */
6397 #define MC_CMD_GET_PHY_STATE 0x43
6398 #undef  MC_CMD_0x43_PRIVILEGE_CTG
6399
6400 #define MC_CMD_0x43_PRIVILEGE_CTG SRIOV_CTG_GENERAL
6401
6402 /* MC_CMD_GET_PHY_STATE_IN msgrequest */
6403 #define MC_CMD_GET_PHY_STATE_IN_LEN 0
6404
6405 /* MC_CMD_GET_PHY_STATE_OUT msgresponse */
6406 #define MC_CMD_GET_PHY_STATE_OUT_LEN 4
6407 #define MC_CMD_GET_PHY_STATE_OUT_STATE_OFST 0
6408 #define MC_CMD_GET_PHY_STATE_OUT_STATE_LEN 4
6409 /* enum: Ok. */
6410 #define MC_CMD_PHY_STATE_OK 0x1
6411 /* enum: Faulty. */
6412 #define MC_CMD_PHY_STATE_ZOMBIE 0x2
6413
6414
6415 /***********************************/
6416 /* MC_CMD_SETUP_8021QBB
6417  * 802.1Qbb control. 8 Tx queues that map to priorities 0 - 7. Use all 1s to
6418  * disable 802.Qbb for a given priority.
6419  */
6420 #define MC_CMD_SETUP_8021QBB 0x44
6421
6422 /* MC_CMD_SETUP_8021QBB_IN msgrequest */
6423 #define MC_CMD_SETUP_8021QBB_IN_LEN 32
6424 #define MC_CMD_SETUP_8021QBB_IN_TXQS_OFST 0
6425 #define MC_CMD_SETUP_8021QBB_IN_TXQS_LEN 32
6426
6427 /* MC_CMD_SETUP_8021QBB_OUT msgresponse */
6428 #define MC_CMD_SETUP_8021QBB_OUT_LEN 0
6429
6430
6431 /***********************************/
6432 /* MC_CMD_WOL_FILTER_GET
6433  * Retrieve ID of any WoL filters. Locks required: None. Returns: 0, ENOSYS
6434  */
6435 #define MC_CMD_WOL_FILTER_GET 0x45
6436 #undef  MC_CMD_0x45_PRIVILEGE_CTG
6437
6438 #define MC_CMD_0x45_PRIVILEGE_CTG SRIOV_CTG_LINK
6439
6440 /* MC_CMD_WOL_FILTER_GET_IN msgrequest */
6441 #define MC_CMD_WOL_FILTER_GET_IN_LEN 0
6442
6443 /* MC_CMD_WOL_FILTER_GET_OUT msgresponse */
6444 #define MC_CMD_WOL_FILTER_GET_OUT_LEN 4
6445 #define MC_CMD_WOL_FILTER_GET_OUT_FILTER_ID_OFST 0
6446 #define MC_CMD_WOL_FILTER_GET_OUT_FILTER_ID_LEN 4
6447
6448
6449 /***********************************/
6450 /* MC_CMD_ADD_LIGHTSOUT_OFFLOAD
6451  * Add a protocol offload to NIC for lights-out state. Locks required: None.
6452  * Returns: 0, ENOSYS
6453  */
6454 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD 0x46
6455 #undef  MC_CMD_0x46_PRIVILEGE_CTG
6456
6457 #define MC_CMD_0x46_PRIVILEGE_CTG SRIOV_CTG_LINK
6458
6459 /* MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN msgrequest */
6460 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_LENMIN 8
6461 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_LENMAX 252
6462 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_LENMAX_MCDI2 1020
6463 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_LEN(num) (4+4*(num))
6464 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_DATA_NUM(len) (((len)-4)/4)
6465 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_PROTOCOL_OFST 0
6466 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_PROTOCOL_LEN 4
6467 #define MC_CMD_LIGHTSOUT_OFFLOAD_PROTOCOL_ARP 0x1 /* enum */
6468 #define MC_CMD_LIGHTSOUT_OFFLOAD_PROTOCOL_NS 0x2 /* enum */
6469 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_DATA_OFST 4
6470 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_DATA_LEN 4
6471 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_DATA_MINNUM 1
6472 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_DATA_MAXNUM 62
6473 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_DATA_MAXNUM_MCDI2 254
6474
6475 /* MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_ARP msgrequest */
6476 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_ARP_LEN 14
6477 /*            MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_PROTOCOL_OFST 0 */
6478 /*            MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_PROTOCOL_LEN 4 */
6479 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_ARP_MAC_OFST 4
6480 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_ARP_MAC_LEN 6
6481 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_ARP_IP_OFST 10
6482 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_ARP_IP_LEN 4
6483
6484 /* MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_NS msgrequest */
6485 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_NS_LEN 42
6486 /*            MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_PROTOCOL_OFST 0 */
6487 /*            MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_PROTOCOL_LEN 4 */
6488 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_NS_MAC_OFST 4
6489 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_NS_MAC_LEN 6
6490 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_NS_SNIPV6_OFST 10
6491 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_NS_SNIPV6_LEN 16
6492 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_NS_IPV6_OFST 26
6493 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_NS_IPV6_LEN 16
6494
6495 /* MC_CMD_ADD_LIGHTSOUT_OFFLOAD_OUT msgresponse */
6496 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_OUT_LEN 4
6497 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_OUT_FILTER_ID_OFST 0
6498 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_OUT_FILTER_ID_LEN 4
6499
6500
6501 /***********************************/
6502 /* MC_CMD_REMOVE_LIGHTSOUT_OFFLOAD
6503  * Remove a protocol offload from NIC for lights-out state. Locks required:
6504  * None. Returns: 0, ENOSYS
6505  */
6506 #define MC_CMD_REMOVE_LIGHTSOUT_OFFLOAD 0x47
6507 #undef  MC_CMD_0x47_PRIVILEGE_CTG
6508
6509 #define MC_CMD_0x47_PRIVILEGE_CTG SRIOV_CTG_LINK
6510
6511 /* MC_CMD_REMOVE_LIGHTSOUT_OFFLOAD_IN msgrequest */
6512 #define MC_CMD_REMOVE_LIGHTSOUT_OFFLOAD_IN_LEN 8
6513 #define MC_CMD_REMOVE_LIGHTSOUT_OFFLOAD_IN_PROTOCOL_OFST 0
6514 #define MC_CMD_REMOVE_LIGHTSOUT_OFFLOAD_IN_PROTOCOL_LEN 4
6515 #define MC_CMD_REMOVE_LIGHTSOUT_OFFLOAD_IN_FILTER_ID_OFST 4
6516 #define MC_CMD_REMOVE_LIGHTSOUT_OFFLOAD_IN_FILTER_ID_LEN 4
6517
6518 /* MC_CMD_REMOVE_LIGHTSOUT_OFFLOAD_OUT msgresponse */
6519 #define MC_CMD_REMOVE_LIGHTSOUT_OFFLOAD_OUT_LEN 0
6520
6521
6522 /***********************************/
6523 /* MC_CMD_MAC_RESET_RESTORE
6524  * Restore MAC after block reset. Locks required: None. Returns: 0.
6525  */
6526 #define MC_CMD_MAC_RESET_RESTORE 0x48
6527
6528 /* MC_CMD_MAC_RESET_RESTORE_IN msgrequest */
6529 #define MC_CMD_MAC_RESET_RESTORE_IN_LEN 0
6530
6531 /* MC_CMD_MAC_RESET_RESTORE_OUT msgresponse */
6532 #define MC_CMD_MAC_RESET_RESTORE_OUT_LEN 0
6533
6534
6535 /***********************************/
6536 /* MC_CMD_TESTASSERT
6537  * Deliberately trigger an assert-detonation in the firmware for testing
6538  * purposes (i.e. to allow tests that the driver copes gracefully). Locks
6539  * required: None Returns: 0
6540  */
6541 #define MC_CMD_TESTASSERT 0x49
6542 #undef  MC_CMD_0x49_PRIVILEGE_CTG
6543
6544 #define MC_CMD_0x49_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
6545
6546 /* MC_CMD_TESTASSERT_IN msgrequest */
6547 #define MC_CMD_TESTASSERT_IN_LEN 0
6548
6549 /* MC_CMD_TESTASSERT_OUT msgresponse */
6550 #define MC_CMD_TESTASSERT_OUT_LEN 0
6551
6552 /* MC_CMD_TESTASSERT_V2_IN msgrequest */
6553 #define MC_CMD_TESTASSERT_V2_IN_LEN 4
6554 /* How to provoke the assertion */
6555 #define MC_CMD_TESTASSERT_V2_IN_TYPE_OFST 0
6556 #define MC_CMD_TESTASSERT_V2_IN_TYPE_LEN 4
6557 /* enum: Assert using the FAIL_ASSERTION_WITH_USEFUL_VALUES macro. Unless
6558  * you're testing firmware, this is what you want.
6559  */
6560 #define MC_CMD_TESTASSERT_V2_IN_FAIL_ASSERTION_WITH_USEFUL_VALUES 0x0
6561 /* enum: Assert using assert(0); */
6562 #define MC_CMD_TESTASSERT_V2_IN_ASSERT_FALSE 0x1
6563 /* enum: Deliberately trigger a watchdog */
6564 #define MC_CMD_TESTASSERT_V2_IN_WATCHDOG 0x2
6565 /* enum: Deliberately trigger a trap by loading from an invalid address */
6566 #define MC_CMD_TESTASSERT_V2_IN_LOAD_TRAP 0x3
6567 /* enum: Deliberately trigger a trap by storing to an invalid address */
6568 #define MC_CMD_TESTASSERT_V2_IN_STORE_TRAP 0x4
6569 /* enum: Jump to an invalid address */
6570 #define MC_CMD_TESTASSERT_V2_IN_JUMP_TRAP 0x5
6571
6572 /* MC_CMD_TESTASSERT_V2_OUT msgresponse */
6573 #define MC_CMD_TESTASSERT_V2_OUT_LEN 0
6574
6575
6576 /***********************************/
6577 /* MC_CMD_WORKAROUND
6578  * Enable/Disable a given workaround. The mcfw will return EINVAL if it doesn't
6579  * understand the given workaround number - which should not be treated as a
6580  * hard error by client code. This op does not imply any semantics about each
6581  * workaround, that's between the driver and the mcfw on a per-workaround
6582  * basis. Locks required: None. Returns: 0, EINVAL .
6583  */
6584 #define MC_CMD_WORKAROUND 0x4a
6585 #undef  MC_CMD_0x4a_PRIVILEGE_CTG
6586
6587 #define MC_CMD_0x4a_PRIVILEGE_CTG SRIOV_CTG_ADMIN
6588
6589 /* MC_CMD_WORKAROUND_IN msgrequest */
6590 #define MC_CMD_WORKAROUND_IN_LEN 8
6591 /* The enums here must correspond with those in MC_CMD_GET_WORKAROUND. */
6592 #define MC_CMD_WORKAROUND_IN_TYPE_OFST 0
6593 #define MC_CMD_WORKAROUND_IN_TYPE_LEN 4
6594 /* enum: Bug 17230 work around. */
6595 #define MC_CMD_WORKAROUND_BUG17230 0x1
6596 /* enum: Bug 35388 work around (unsafe EVQ writes). */
6597 #define MC_CMD_WORKAROUND_BUG35388 0x2
6598 /* enum: Bug35017 workaround (A64 tables must be identity map) */
6599 #define MC_CMD_WORKAROUND_BUG35017 0x3
6600 /* enum: Bug 41750 present (MC_CMD_TRIGGER_INTERRUPT won't work) */
6601 #define MC_CMD_WORKAROUND_BUG41750 0x4
6602 /* enum: Bug 42008 present (Interrupts can overtake associated events). Caution
6603  * - before adding code that queries this workaround, remember that there's
6604  * released Monza firmware that doesn't understand MC_CMD_WORKAROUND_BUG42008,
6605  * and will hence (incorrectly) report that the bug doesn't exist.
6606  */
6607 #define MC_CMD_WORKAROUND_BUG42008 0x5
6608 /* enum: Bug 26807 features present in firmware (multicast filter chaining)
6609  * This feature cannot be turned on/off while there are any filters already
6610  * present. The behaviour in such case depends on the acting client's privilege
6611  * level. If the client has the admin privilege, then all functions that have
6612  * filters installed will be FLRed and the FLR_DONE flag will be set. Otherwise
6613  * the command will fail with MC_CMD_ERR_FILTERS_PRESENT.
6614  */
6615 #define MC_CMD_WORKAROUND_BUG26807 0x6
6616 /* enum: Bug 61265 work around (broken EVQ TMR writes). */
6617 #define MC_CMD_WORKAROUND_BUG61265 0x7
6618 /* 0 = disable the workaround indicated by TYPE; any non-zero value = enable
6619  * the workaround
6620  */
6621 #define MC_CMD_WORKAROUND_IN_ENABLED_OFST 4
6622 #define MC_CMD_WORKAROUND_IN_ENABLED_LEN 4
6623
6624 /* MC_CMD_WORKAROUND_OUT msgresponse */
6625 #define MC_CMD_WORKAROUND_OUT_LEN 0
6626
6627 /* MC_CMD_WORKAROUND_EXT_OUT msgresponse: This response format will be used
6628  * when (TYPE == MC_CMD_WORKAROUND_BUG26807)
6629  */
6630 #define MC_CMD_WORKAROUND_EXT_OUT_LEN 4
6631 #define MC_CMD_WORKAROUND_EXT_OUT_FLAGS_OFST 0
6632 #define MC_CMD_WORKAROUND_EXT_OUT_FLAGS_LEN 4
6633 #define MC_CMD_WORKAROUND_EXT_OUT_FLR_DONE_OFST 0
6634 #define MC_CMD_WORKAROUND_EXT_OUT_FLR_DONE_LBN 0
6635 #define MC_CMD_WORKAROUND_EXT_OUT_FLR_DONE_WIDTH 1
6636
6637
6638 /***********************************/
6639 /* MC_CMD_GET_PHY_MEDIA_INFO
6640  * Read media-specific data from PHY (e.g. SFP/SFP+ module ID information for
6641  * SFP+ PHYs). The 'media type' can be found via GET_PHY_CFG
6642  * (GET_PHY_CFG_OUT_MEDIA_TYPE); the valid 'page number' input values, and the
6643  * output data, are interpreted on a per-type basis. For SFP+: PAGE=0 or 1
6644  * returns a 128-byte block read from module I2C address 0xA0 offset 0 or 0x80.
6645  * Anything else: currently undefined. Locks required: None. Return code: 0.
6646  */
6647 #define MC_CMD_GET_PHY_MEDIA_INFO 0x4b
6648 #undef  MC_CMD_0x4b_PRIVILEGE_CTG
6649
6650 #define MC_CMD_0x4b_PRIVILEGE_CTG SRIOV_CTG_ADMIN
6651
6652 /* MC_CMD_GET_PHY_MEDIA_INFO_IN msgrequest */
6653 #define MC_CMD_GET_PHY_MEDIA_INFO_IN_LEN 4
6654 #define MC_CMD_GET_PHY_MEDIA_INFO_IN_PAGE_OFST 0
6655 #define MC_CMD_GET_PHY_MEDIA_INFO_IN_PAGE_LEN 4
6656
6657 /* MC_CMD_GET_PHY_MEDIA_INFO_OUT msgresponse */
6658 #define MC_CMD_GET_PHY_MEDIA_INFO_OUT_LENMIN 5
6659 #define MC_CMD_GET_PHY_MEDIA_INFO_OUT_LENMAX 252
6660 #define MC_CMD_GET_PHY_MEDIA_INFO_OUT_LENMAX_MCDI2 1020
6661 #define MC_CMD_GET_PHY_MEDIA_INFO_OUT_LEN(num) (4+1*(num))
6662 #define MC_CMD_GET_PHY_MEDIA_INFO_OUT_DATA_NUM(len) (((len)-4)/1)
6663 /* in bytes */
6664 #define MC_CMD_GET_PHY_MEDIA_INFO_OUT_DATALEN_OFST 0
6665 #define MC_CMD_GET_PHY_MEDIA_INFO_OUT_DATALEN_LEN 4
6666 #define MC_CMD_GET_PHY_MEDIA_INFO_OUT_DATA_OFST 4
6667 #define MC_CMD_GET_PHY_MEDIA_INFO_OUT_DATA_LEN 1
6668 #define MC_CMD_GET_PHY_MEDIA_INFO_OUT_DATA_MINNUM 1
6669 #define MC_CMD_GET_PHY_MEDIA_INFO_OUT_DATA_MAXNUM 248
6670 #define MC_CMD_GET_PHY_MEDIA_INFO_OUT_DATA_MAXNUM_MCDI2 1016
6671
6672
6673 /***********************************/
6674 /* MC_CMD_NVRAM_TEST
6675  * Test a particular NVRAM partition for valid contents (where "valid" depends
6676  * on the type of partition).
6677  */
6678 #define MC_CMD_NVRAM_TEST 0x4c
6679 #undef  MC_CMD_0x4c_PRIVILEGE_CTG
6680
6681 #define MC_CMD_0x4c_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
6682
6683 /* MC_CMD_NVRAM_TEST_IN msgrequest */
6684 #define MC_CMD_NVRAM_TEST_IN_LEN 4
6685 #define MC_CMD_NVRAM_TEST_IN_TYPE_OFST 0
6686 #define MC_CMD_NVRAM_TEST_IN_TYPE_LEN 4
6687 /*            Enum values, see field(s): */
6688 /*               MC_CMD_NVRAM_TYPES/MC_CMD_NVRAM_TYPES_OUT/TYPES */
6689
6690 /* MC_CMD_NVRAM_TEST_OUT msgresponse */
6691 #define MC_CMD_NVRAM_TEST_OUT_LEN 4
6692 #define MC_CMD_NVRAM_TEST_OUT_RESULT_OFST 0
6693 #define MC_CMD_NVRAM_TEST_OUT_RESULT_LEN 4
6694 /* enum: Passed. */
6695 #define MC_CMD_NVRAM_TEST_PASS 0x0
6696 /* enum: Failed. */
6697 #define MC_CMD_NVRAM_TEST_FAIL 0x1
6698 /* enum: Not supported. */
6699 #define MC_CMD_NVRAM_TEST_NOTSUPP 0x2
6700
6701
6702 /***********************************/
6703 /* MC_CMD_MRSFP_TWEAK
6704  * Read status and/or set parameters for the 'mrsfp' driver in mr_rusty builds.
6705  * I2C I/O expander bits are always read; if equaliser parameters are supplied,
6706  * they are configured first. Locks required: None. Return code: 0, EINVAL.
6707  */
6708 #define MC_CMD_MRSFP_TWEAK 0x4d
6709
6710 /* MC_CMD_MRSFP_TWEAK_IN_EQ_CONFIG msgrequest */
6711 #define MC_CMD_MRSFP_TWEAK_IN_EQ_CONFIG_LEN 16
6712 /* 0-6 low->high de-emph. */
6713 #define MC_CMD_MRSFP_TWEAK_IN_EQ_CONFIG_TXEQ_LEVEL_OFST 0
6714 #define MC_CMD_MRSFP_TWEAK_IN_EQ_CONFIG_TXEQ_LEVEL_LEN 4
6715 /* 0-8 low->high ref.V */
6716 #define MC_CMD_MRSFP_TWEAK_IN_EQ_CONFIG_TXEQ_DT_CFG_OFST 4
6717 #define MC_CMD_MRSFP_TWEAK_IN_EQ_CONFIG_TXEQ_DT_CFG_LEN 4
6718 /* 0-8 0-8 low->high boost */
6719 #define MC_CMD_MRSFP_TWEAK_IN_EQ_CONFIG_RXEQ_BOOST_OFST 8
6720 #define MC_CMD_MRSFP_TWEAK_IN_EQ_CONFIG_RXEQ_BOOST_LEN 4
6721 /* 0-8 low->high ref.V */
6722 #define MC_CMD_MRSFP_TWEAK_IN_EQ_CONFIG_RXEQ_DT_CFG_OFST 12
6723 #define MC_CMD_MRSFP_TWEAK_IN_EQ_CONFIG_RXEQ_DT_CFG_LEN 4
6724
6725 /* MC_CMD_MRSFP_TWEAK_IN_READ_ONLY msgrequest */
6726 #define MC_CMD_MRSFP_TWEAK_IN_READ_ONLY_LEN 0
6727
6728 /* MC_CMD_MRSFP_TWEAK_OUT msgresponse */
6729 #define MC_CMD_MRSFP_TWEAK_OUT_LEN 12
6730 /* input bits */
6731 #define MC_CMD_MRSFP_TWEAK_OUT_IOEXP_INPUTS_OFST 0
6732 #define MC_CMD_MRSFP_TWEAK_OUT_IOEXP_INPUTS_LEN 4
6733 /* output bits */
6734 #define MC_CMD_MRSFP_TWEAK_OUT_IOEXP_OUTPUTS_OFST 4
6735 #define MC_CMD_MRSFP_TWEAK_OUT_IOEXP_OUTPUTS_LEN 4
6736 /* direction */
6737 #define MC_CMD_MRSFP_TWEAK_OUT_IOEXP_DIRECTION_OFST 8
6738 #define MC_CMD_MRSFP_TWEAK_OUT_IOEXP_DIRECTION_LEN 4
6739 /* enum: Out. */
6740 #define MC_CMD_MRSFP_TWEAK_OUT_IOEXP_DIRECTION_OUT 0x0
6741 /* enum: In. */
6742 #define MC_CMD_MRSFP_TWEAK_OUT_IOEXP_DIRECTION_IN 0x1
6743
6744
6745 /***********************************/
6746 /* MC_CMD_SENSOR_SET_LIMS
6747  * Adjusts the sensor limits. This is a warranty-voiding operation. Returns:
6748  * ENOENT if the sensor specified does not exist, EINVAL if the limits are out
6749  * of range.
6750  */
6751 #define MC_CMD_SENSOR_SET_LIMS 0x4e
6752 #undef  MC_CMD_0x4e_PRIVILEGE_CTG
6753
6754 #define MC_CMD_0x4e_PRIVILEGE_CTG SRIOV_CTG_INSECURE
6755
6756 /* MC_CMD_SENSOR_SET_LIMS_IN msgrequest */
6757 #define MC_CMD_SENSOR_SET_LIMS_IN_LEN 20
6758 #define MC_CMD_SENSOR_SET_LIMS_IN_SENSOR_OFST 0
6759 #define MC_CMD_SENSOR_SET_LIMS_IN_SENSOR_LEN 4
6760 /*            Enum values, see field(s): */
6761 /*               MC_CMD_SENSOR_INFO/MC_CMD_SENSOR_INFO_OUT/MASK */
6762 /* interpretation is is sensor-specific. */
6763 #define MC_CMD_SENSOR_SET_LIMS_IN_LOW0_OFST 4
6764 #define MC_CMD_SENSOR_SET_LIMS_IN_LOW0_LEN 4
6765 /* interpretation is is sensor-specific. */
6766 #define MC_CMD_SENSOR_SET_LIMS_IN_HI0_OFST 8
6767 #define MC_CMD_SENSOR_SET_LIMS_IN_HI0_LEN 4
6768 /* interpretation is is sensor-specific. */
6769 #define MC_CMD_SENSOR_SET_LIMS_IN_LOW1_OFST 12
6770 #define MC_CMD_SENSOR_SET_LIMS_IN_LOW1_LEN 4
6771 /* interpretation is is sensor-specific. */
6772 #define MC_CMD_SENSOR_SET_LIMS_IN_HI1_OFST 16
6773 #define MC_CMD_SENSOR_SET_LIMS_IN_HI1_LEN 4
6774
6775 /* MC_CMD_SENSOR_SET_LIMS_OUT msgresponse */
6776 #define MC_CMD_SENSOR_SET_LIMS_OUT_LEN 0
6777
6778
6779 /***********************************/
6780 /* MC_CMD_GET_RESOURCE_LIMITS
6781  */
6782 #define MC_CMD_GET_RESOURCE_LIMITS 0x4f
6783
6784 /* MC_CMD_GET_RESOURCE_LIMITS_IN msgrequest */
6785 #define MC_CMD_GET_RESOURCE_LIMITS_IN_LEN 0
6786
6787 /* MC_CMD_GET_RESOURCE_LIMITS_OUT msgresponse */
6788 #define MC_CMD_GET_RESOURCE_LIMITS_OUT_LEN 16
6789 #define MC_CMD_GET_RESOURCE_LIMITS_OUT_BUFTBL_OFST 0
6790 #define MC_CMD_GET_RESOURCE_LIMITS_OUT_BUFTBL_LEN 4
6791 #define MC_CMD_GET_RESOURCE_LIMITS_OUT_EVQ_OFST 4
6792 #define MC_CMD_GET_RESOURCE_LIMITS_OUT_EVQ_LEN 4
6793 #define MC_CMD_GET_RESOURCE_LIMITS_OUT_RXQ_OFST 8
6794 #define MC_CMD_GET_RESOURCE_LIMITS_OUT_RXQ_LEN 4
6795 #define MC_CMD_GET_RESOURCE_LIMITS_OUT_TXQ_OFST 12
6796 #define MC_CMD_GET_RESOURCE_LIMITS_OUT_TXQ_LEN 4
6797
6798
6799 /***********************************/
6800 /* MC_CMD_NVRAM_PARTITIONS
6801  * Reads the list of available virtual NVRAM partition types. Locks required:
6802  * none. Returns: 0, EINVAL (bad type).
6803  */
6804 #define MC_CMD_NVRAM_PARTITIONS 0x51
6805 #undef  MC_CMD_0x51_PRIVILEGE_CTG
6806
6807 #define MC_CMD_0x51_PRIVILEGE_CTG SRIOV_CTG_ADMIN
6808
6809 /* MC_CMD_NVRAM_PARTITIONS_IN msgrequest */
6810 #define MC_CMD_NVRAM_PARTITIONS_IN_LEN 0
6811
6812 /* MC_CMD_NVRAM_PARTITIONS_OUT msgresponse */
6813 #define MC_CMD_NVRAM_PARTITIONS_OUT_LENMIN 4
6814 #define MC_CMD_NVRAM_PARTITIONS_OUT_LENMAX 252
6815 #define MC_CMD_NVRAM_PARTITIONS_OUT_LENMAX_MCDI2 1020
6816 #define MC_CMD_NVRAM_PARTITIONS_OUT_LEN(num) (4+4*(num))
6817 #define MC_CMD_NVRAM_PARTITIONS_OUT_TYPE_ID_NUM(len) (((len)-4)/4)
6818 /* total number of partitions */
6819 #define MC_CMD_NVRAM_PARTITIONS_OUT_NUM_PARTITIONS_OFST 0
6820 #define MC_CMD_NVRAM_PARTITIONS_OUT_NUM_PARTITIONS_LEN 4
6821 /* type ID code for each of NUM_PARTITIONS partitions */
6822 #define MC_CMD_NVRAM_PARTITIONS_OUT_TYPE_ID_OFST 4
6823 #define MC_CMD_NVRAM_PARTITIONS_OUT_TYPE_ID_LEN 4
6824 #define MC_CMD_NVRAM_PARTITIONS_OUT_TYPE_ID_MINNUM 0
6825 #define MC_CMD_NVRAM_PARTITIONS_OUT_TYPE_ID_MAXNUM 62
6826 #define MC_CMD_NVRAM_PARTITIONS_OUT_TYPE_ID_MAXNUM_MCDI2 254
6827
6828
6829 /***********************************/
6830 /* MC_CMD_NVRAM_METADATA
6831  * Reads soft metadata for a virtual NVRAM partition type. Locks required:
6832  * none. Returns: 0, EINVAL (bad type).
6833  */
6834 #define MC_CMD_NVRAM_METADATA 0x52
6835 #undef  MC_CMD_0x52_PRIVILEGE_CTG
6836
6837 #define MC_CMD_0x52_PRIVILEGE_CTG SRIOV_CTG_ADMIN
6838
6839 /* MC_CMD_NVRAM_METADATA_IN msgrequest */
6840 #define MC_CMD_NVRAM_METADATA_IN_LEN 4
6841 /* Partition type ID code */
6842 #define MC_CMD_NVRAM_METADATA_IN_TYPE_OFST 0
6843 #define MC_CMD_NVRAM_METADATA_IN_TYPE_LEN 4
6844
6845 /* MC_CMD_NVRAM_METADATA_OUT msgresponse */
6846 #define MC_CMD_NVRAM_METADATA_OUT_LENMIN 20
6847 #define MC_CMD_NVRAM_METADATA_OUT_LENMAX 252
6848 #define MC_CMD_NVRAM_METADATA_OUT_LENMAX_MCDI2 1020
6849 #define MC_CMD_NVRAM_METADATA_OUT_LEN(num) (20+1*(num))
6850 #define MC_CMD_NVRAM_METADATA_OUT_DESCRIPTION_NUM(len) (((len)-20)/1)
6851 /* Partition type ID code */
6852 #define MC_CMD_NVRAM_METADATA_OUT_TYPE_OFST 0
6853 #define MC_CMD_NVRAM_METADATA_OUT_TYPE_LEN 4
6854 #define MC_CMD_NVRAM_METADATA_OUT_FLAGS_OFST 4
6855 #define MC_CMD_NVRAM_METADATA_OUT_FLAGS_LEN 4
6856 #define MC_CMD_NVRAM_METADATA_OUT_SUBTYPE_VALID_OFST 4
6857 #define MC_CMD_NVRAM_METADATA_OUT_SUBTYPE_VALID_LBN 0
6858 #define MC_CMD_NVRAM_METADATA_OUT_SUBTYPE_VALID_WIDTH 1
6859 #define MC_CMD_NVRAM_METADATA_OUT_VERSION_VALID_OFST 4
6860 #define MC_CMD_NVRAM_METADATA_OUT_VERSION_VALID_LBN 1
6861 #define MC_CMD_NVRAM_METADATA_OUT_VERSION_VALID_WIDTH 1
6862 #define MC_CMD_NVRAM_METADATA_OUT_DESCRIPTION_VALID_OFST 4
6863 #define MC_CMD_NVRAM_METADATA_OUT_DESCRIPTION_VALID_LBN 2
6864 #define MC_CMD_NVRAM_METADATA_OUT_DESCRIPTION_VALID_WIDTH 1
6865 /* Subtype ID code for content of this partition */
6866 #define MC_CMD_NVRAM_METADATA_OUT_SUBTYPE_OFST 8
6867 #define MC_CMD_NVRAM_METADATA_OUT_SUBTYPE_LEN 4
6868 /* 1st component of W.X.Y.Z version number for content of this partition */
6869 #define MC_CMD_NVRAM_METADATA_OUT_VERSION_W_OFST 12
6870 #define MC_CMD_NVRAM_METADATA_OUT_VERSION_W_LEN 2
6871 /* 2nd component of W.X.Y.Z version number for content of this partition */
6872 #define MC_CMD_NVRAM_METADATA_OUT_VERSION_X_OFST 14
6873 #define MC_CMD_NVRAM_METADATA_OUT_VERSION_X_LEN 2
6874 /* 3rd component of W.X.Y.Z version number for content of this partition */
6875 #define MC_CMD_NVRAM_METADATA_OUT_VERSION_Y_OFST 16
6876 #define MC_CMD_NVRAM_METADATA_OUT_VERSION_Y_LEN 2
6877 /* 4th component of W.X.Y.Z version number for content of this partition */
6878 #define MC_CMD_NVRAM_METADATA_OUT_VERSION_Z_OFST 18
6879 #define MC_CMD_NVRAM_METADATA_OUT_VERSION_Z_LEN 2
6880 /* Zero-terminated string describing the content of this partition */
6881 #define MC_CMD_NVRAM_METADATA_OUT_DESCRIPTION_OFST 20
6882 #define MC_CMD_NVRAM_METADATA_OUT_DESCRIPTION_LEN 1
6883 #define MC_CMD_NVRAM_METADATA_OUT_DESCRIPTION_MINNUM 0
6884 #define MC_CMD_NVRAM_METADATA_OUT_DESCRIPTION_MAXNUM 232
6885 #define MC_CMD_NVRAM_METADATA_OUT_DESCRIPTION_MAXNUM_MCDI2 1000
6886
6887
6888 /***********************************/
6889 /* MC_CMD_GET_MAC_ADDRESSES
6890  * Returns the base MAC, count and stride for the requesting function
6891  */
6892 #define MC_CMD_GET_MAC_ADDRESSES 0x55
6893 #undef  MC_CMD_0x55_PRIVILEGE_CTG
6894
6895 #define MC_CMD_0x55_PRIVILEGE_CTG SRIOV_CTG_GENERAL
6896
6897 /* MC_CMD_GET_MAC_ADDRESSES_IN msgrequest */
6898 #define MC_CMD_GET_MAC_ADDRESSES_IN_LEN 0
6899
6900 /* MC_CMD_GET_MAC_ADDRESSES_OUT msgresponse */
6901 #define MC_CMD_GET_MAC_ADDRESSES_OUT_LEN 16
6902 /* Base MAC address */
6903 #define MC_CMD_GET_MAC_ADDRESSES_OUT_MAC_ADDR_BASE_OFST 0
6904 #define MC_CMD_GET_MAC_ADDRESSES_OUT_MAC_ADDR_BASE_LEN 6
6905 /* Padding */
6906 #define MC_CMD_GET_MAC_ADDRESSES_OUT_RESERVED_OFST 6
6907 #define MC_CMD_GET_MAC_ADDRESSES_OUT_RESERVED_LEN 2
6908 /* Number of allocated MAC addresses */
6909 #define MC_CMD_GET_MAC_ADDRESSES_OUT_MAC_COUNT_OFST 8
6910 #define MC_CMD_GET_MAC_ADDRESSES_OUT_MAC_COUNT_LEN 4
6911 /* Spacing of allocated MAC addresses */
6912 #define MC_CMD_GET_MAC_ADDRESSES_OUT_MAC_STRIDE_OFST 12
6913 #define MC_CMD_GET_MAC_ADDRESSES_OUT_MAC_STRIDE_LEN 4
6914
6915
6916 /***********************************/
6917 /* MC_CMD_CLP
6918  * Perform a CLP related operation, see SF-110495-PS for details of CLP
6919  * processing. This command has been extended to accomodate the requirements of
6920  * different manufacturers which are to be found in SF-119187-TC, SF-119186-TC,
6921  * SF-120509-TC and SF-117282-PS.
6922  */
6923 #define MC_CMD_CLP 0x56
6924 #undef  MC_CMD_0x56_PRIVILEGE_CTG
6925
6926 #define MC_CMD_0x56_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
6927
6928 /* MC_CMD_CLP_IN msgrequest */
6929 #define MC_CMD_CLP_IN_LEN 4
6930 /* Sub operation */
6931 #define MC_CMD_CLP_IN_OP_OFST 0
6932 #define MC_CMD_CLP_IN_OP_LEN 4
6933 /* enum: Return to factory default settings */
6934 #define MC_CMD_CLP_OP_DEFAULT 0x1
6935 /* enum: Set MAC address */
6936 #define MC_CMD_CLP_OP_SET_MAC 0x2
6937 /* enum: Get MAC address */
6938 #define MC_CMD_CLP_OP_GET_MAC 0x3
6939 /* enum: Set UEFI/GPXE boot mode */
6940 #define MC_CMD_CLP_OP_SET_BOOT 0x4
6941 /* enum: Get UEFI/GPXE boot mode */
6942 #define MC_CMD_CLP_OP_GET_BOOT 0x5
6943
6944 /* MC_CMD_CLP_OUT msgresponse */
6945 #define MC_CMD_CLP_OUT_LEN 0
6946
6947 /* MC_CMD_CLP_IN_DEFAULT msgrequest */
6948 #define MC_CMD_CLP_IN_DEFAULT_LEN 4
6949 /*            MC_CMD_CLP_IN_OP_OFST 0 */
6950 /*            MC_CMD_CLP_IN_OP_LEN 4 */
6951
6952 /* MC_CMD_CLP_OUT_DEFAULT msgresponse */
6953 #define MC_CMD_CLP_OUT_DEFAULT_LEN 0
6954
6955 /* MC_CMD_CLP_IN_SET_MAC msgrequest */
6956 #define MC_CMD_CLP_IN_SET_MAC_LEN 12
6957 /*            MC_CMD_CLP_IN_OP_OFST 0 */
6958 /*            MC_CMD_CLP_IN_OP_LEN 4 */
6959 /* The MAC address assigned to port. A zero MAC address of 00:00:00:00:00:00
6960  * restores the permanent (factory-programmed) MAC address associated with the
6961  * port. A non-zero MAC address persists until a PCIe reset or a power cycle.
6962  */
6963 #define MC_CMD_CLP_IN_SET_MAC_ADDR_OFST 4
6964 #define MC_CMD_CLP_IN_SET_MAC_ADDR_LEN 6
6965 /* Padding */
6966 #define MC_CMD_CLP_IN_SET_MAC_RESERVED_OFST 10
6967 #define MC_CMD_CLP_IN_SET_MAC_RESERVED_LEN 2
6968
6969 /* MC_CMD_CLP_OUT_SET_MAC msgresponse */
6970 #define MC_CMD_CLP_OUT_SET_MAC_LEN 0
6971
6972 /* MC_CMD_CLP_IN_SET_MAC_V2 msgrequest */
6973 #define MC_CMD_CLP_IN_SET_MAC_V2_LEN 16
6974 /*            MC_CMD_CLP_IN_OP_OFST 0 */
6975 /*            MC_CMD_CLP_IN_OP_LEN 4 */
6976 /* The MAC address assigned to port. A zero MAC address of 00:00:00:00:00:00
6977  * restores the permanent (factory-programmed) MAC address associated with the
6978  * port. A non-zero MAC address persists until a PCIe reset or a power cycle.
6979  */
6980 #define MC_CMD_CLP_IN_SET_MAC_V2_ADDR_OFST 4
6981 #define MC_CMD_CLP_IN_SET_MAC_V2_ADDR_LEN 6
6982 /* Padding */
6983 #define MC_CMD_CLP_IN_SET_MAC_V2_RESERVED_OFST 10
6984 #define MC_CMD_CLP_IN_SET_MAC_V2_RESERVED_LEN 2
6985 #define MC_CMD_CLP_IN_SET_MAC_V2_FLAGS_OFST 12
6986 #define MC_CMD_CLP_IN_SET_MAC_V2_FLAGS_LEN 4
6987 #define MC_CMD_CLP_IN_SET_MAC_V2_VIRTUAL_OFST 12
6988 #define MC_CMD_CLP_IN_SET_MAC_V2_VIRTUAL_LBN 0
6989 #define MC_CMD_CLP_IN_SET_MAC_V2_VIRTUAL_WIDTH 1
6990
6991 /* MC_CMD_CLP_IN_GET_MAC msgrequest */
6992 #define MC_CMD_CLP_IN_GET_MAC_LEN 4
6993 /*            MC_CMD_CLP_IN_OP_OFST 0 */
6994 /*            MC_CMD_CLP_IN_OP_LEN 4 */
6995
6996 /* MC_CMD_CLP_IN_GET_MAC_V2 msgrequest */
6997 #define MC_CMD_CLP_IN_GET_MAC_V2_LEN 8
6998 /*            MC_CMD_CLP_IN_OP_OFST 0 */
6999 /*            MC_CMD_CLP_IN_OP_LEN 4 */
7000 #define MC_CMD_CLP_IN_GET_MAC_V2_FLAGS_OFST 4
7001 #define MC_CMD_CLP_IN_GET_MAC_V2_FLAGS_LEN 4
7002 #define MC_CMD_CLP_IN_GET_MAC_V2_PERMANENT_OFST 4
7003 #define MC_CMD_CLP_IN_GET_MAC_V2_PERMANENT_LBN 0
7004 #define MC_CMD_CLP_IN_GET_MAC_V2_PERMANENT_WIDTH 1
7005
7006 /* MC_CMD_CLP_OUT_GET_MAC msgresponse */
7007 #define MC_CMD_CLP_OUT_GET_MAC_LEN 8
7008 /* MAC address assigned to port */
7009 #define MC_CMD_CLP_OUT_GET_MAC_ADDR_OFST 0
7010 #define MC_CMD_CLP_OUT_GET_MAC_ADDR_LEN 6
7011 /* Padding */
7012 #define MC_CMD_CLP_OUT_GET_MAC_RESERVED_OFST 6
7013 #define MC_CMD_CLP_OUT_GET_MAC_RESERVED_LEN 2
7014
7015 /* MC_CMD_CLP_IN_SET_BOOT msgrequest */
7016 #define MC_CMD_CLP_IN_SET_BOOT_LEN 5
7017 /*            MC_CMD_CLP_IN_OP_OFST 0 */
7018 /*            MC_CMD_CLP_IN_OP_LEN 4 */
7019 /* Boot flag */
7020 #define MC_CMD_CLP_IN_SET_BOOT_FLAG_OFST 4
7021 #define MC_CMD_CLP_IN_SET_BOOT_FLAG_LEN 1
7022
7023 /* MC_CMD_CLP_OUT_SET_BOOT msgresponse */
7024 #define MC_CMD_CLP_OUT_SET_BOOT_LEN 0
7025
7026 /* MC_CMD_CLP_IN_GET_BOOT msgrequest */
7027 #define MC_CMD_CLP_IN_GET_BOOT_LEN 4
7028 /*            MC_CMD_CLP_IN_OP_OFST 0 */
7029 /*            MC_CMD_CLP_IN_OP_LEN 4 */
7030
7031 /* MC_CMD_CLP_OUT_GET_BOOT msgresponse */
7032 #define MC_CMD_CLP_OUT_GET_BOOT_LEN 4
7033 /* Boot flag */
7034 #define MC_CMD_CLP_OUT_GET_BOOT_FLAG_OFST 0
7035 #define MC_CMD_CLP_OUT_GET_BOOT_FLAG_LEN 1
7036 /* Padding */
7037 #define MC_CMD_CLP_OUT_GET_BOOT_RESERVED_OFST 1
7038 #define MC_CMD_CLP_OUT_GET_BOOT_RESERVED_LEN 3
7039
7040
7041 /***********************************/
7042 /* MC_CMD_MUM
7043  * Perform a MUM operation
7044  */
7045 #define MC_CMD_MUM 0x57
7046 #undef  MC_CMD_0x57_PRIVILEGE_CTG
7047
7048 #define MC_CMD_0x57_PRIVILEGE_CTG SRIOV_CTG_INSECURE
7049
7050 /* MC_CMD_MUM_IN msgrequest */
7051 #define MC_CMD_MUM_IN_LEN 4
7052 #define MC_CMD_MUM_IN_OP_HDR_OFST 0
7053 #define MC_CMD_MUM_IN_OP_HDR_LEN 4
7054 #define MC_CMD_MUM_IN_OP_OFST 0
7055 #define MC_CMD_MUM_IN_OP_LBN 0
7056 #define MC_CMD_MUM_IN_OP_WIDTH 8
7057 /* enum: NULL MCDI command to MUM */
7058 #define MC_CMD_MUM_OP_NULL 0x1
7059 /* enum: Get MUM version */
7060 #define MC_CMD_MUM_OP_GET_VERSION 0x2
7061 /* enum: Issue raw I2C command to MUM */
7062 #define MC_CMD_MUM_OP_RAW_CMD 0x3
7063 /* enum: Read from registers on devices connected to MUM. */
7064 #define MC_CMD_MUM_OP_READ 0x4
7065 /* enum: Write to registers on devices connected to MUM. */
7066 #define MC_CMD_MUM_OP_WRITE 0x5
7067 /* enum: Control UART logging. */
7068 #define MC_CMD_MUM_OP_LOG 0x6
7069 /* enum: Operations on MUM GPIO lines */
7070 #define MC_CMD_MUM_OP_GPIO 0x7
7071 /* enum: Get sensor readings from MUM */
7072 #define MC_CMD_MUM_OP_READ_SENSORS 0x8
7073 /* enum: Initiate clock programming on the MUM */
7074 #define MC_CMD_MUM_OP_PROGRAM_CLOCKS 0x9
7075 /* enum: Initiate FPGA load from flash on the MUM */
7076 #define MC_CMD_MUM_OP_FPGA_LOAD 0xa
7077 /* enum: Request sensor reading from MUM ADC resulting from earlier request via
7078  * MUM ATB
7079  */
7080 #define MC_CMD_MUM_OP_READ_ATB_SENSOR 0xb
7081 /* enum: Send commands relating to the QSFP ports via the MUM for PHY
7082  * operations
7083  */
7084 #define MC_CMD_MUM_OP_QSFP 0xc
7085 /* enum: Request discrete and SODIMM DDR info (type, size, speed grade, voltage
7086  * level) from MUM
7087  */
7088 #define MC_CMD_MUM_OP_READ_DDR_INFO 0xd
7089
7090 /* MC_CMD_MUM_IN_NULL msgrequest */
7091 #define MC_CMD_MUM_IN_NULL_LEN 4
7092 /* MUM cmd header */
7093 #define MC_CMD_MUM_IN_CMD_OFST 0
7094 #define MC_CMD_MUM_IN_CMD_LEN 4
7095
7096 /* MC_CMD_MUM_IN_GET_VERSION msgrequest */
7097 #define MC_CMD_MUM_IN_GET_VERSION_LEN 4
7098 /* MUM cmd header */
7099 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
7100 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
7101
7102 /* MC_CMD_MUM_IN_READ msgrequest */
7103 #define MC_CMD_MUM_IN_READ_LEN 16
7104 /* MUM cmd header */
7105 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
7106 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
7107 /* ID of (device connected to MUM) to read from registers of */
7108 #define MC_CMD_MUM_IN_READ_DEVICE_OFST 4
7109 #define MC_CMD_MUM_IN_READ_DEVICE_LEN 4
7110 /* enum: Hittite HMC1035 clock generator on Sorrento board */
7111 #define MC_CMD_MUM_DEV_HITTITE 0x1
7112 /* enum: Hittite HMC1035 clock generator for NIC-side on Sorrento board */
7113 #define MC_CMD_MUM_DEV_HITTITE_NIC 0x2
7114 /* 32-bit address to read from */
7115 #define MC_CMD_MUM_IN_READ_ADDR_OFST 8
7116 #define MC_CMD_MUM_IN_READ_ADDR_LEN 4
7117 /* Number of words to read. */
7118 #define MC_CMD_MUM_IN_READ_NUMWORDS_OFST 12
7119 #define MC_CMD_MUM_IN_READ_NUMWORDS_LEN 4
7120
7121 /* MC_CMD_MUM_IN_WRITE msgrequest */
7122 #define MC_CMD_MUM_IN_WRITE_LENMIN 16
7123 #define MC_CMD_MUM_IN_WRITE_LENMAX 252
7124 #define MC_CMD_MUM_IN_WRITE_LENMAX_MCDI2 1020
7125 #define MC_CMD_MUM_IN_WRITE_LEN(num) (12+4*(num))
7126 #define MC_CMD_MUM_IN_WRITE_BUFFER_NUM(len) (((len)-12)/4)
7127 /* MUM cmd header */
7128 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
7129 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
7130 /* ID of (device connected to MUM) to write to registers of */
7131 #define MC_CMD_MUM_IN_WRITE_DEVICE_OFST 4
7132 #define MC_CMD_MUM_IN_WRITE_DEVICE_LEN 4
7133 /* enum: Hittite HMC1035 clock generator on Sorrento board */
7134 /*               MC_CMD_MUM_DEV_HITTITE 0x1 */
7135 /* 32-bit address to write to */
7136 #define MC_CMD_MUM_IN_WRITE_ADDR_OFST 8
7137 #define MC_CMD_MUM_IN_WRITE_ADDR_LEN 4
7138 /* Words to write */
7139 #define MC_CMD_MUM_IN_WRITE_BUFFER_OFST 12
7140 #define MC_CMD_MUM_IN_WRITE_BUFFER_LEN 4
7141 #define MC_CMD_MUM_IN_WRITE_BUFFER_MINNUM 1
7142 #define MC_CMD_MUM_IN_WRITE_BUFFER_MAXNUM 60
7143 #define MC_CMD_MUM_IN_WRITE_BUFFER_MAXNUM_MCDI2 252
7144
7145 /* MC_CMD_MUM_IN_RAW_CMD msgrequest */
7146 #define MC_CMD_MUM_IN_RAW_CMD_LENMIN 17
7147 #define MC_CMD_MUM_IN_RAW_CMD_LENMAX 252
7148 #define MC_CMD_MUM_IN_RAW_CMD_LENMAX_MCDI2 1020
7149 #define MC_CMD_MUM_IN_RAW_CMD_LEN(num) (16+1*(num))
7150 #define MC_CMD_MUM_IN_RAW_CMD_WRITE_DATA_NUM(len) (((len)-16)/1)
7151 /* MUM cmd header */
7152 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
7153 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
7154 /* MUM I2C cmd code */
7155 #define MC_CMD_MUM_IN_RAW_CMD_CMD_CODE_OFST 4
7156 #define MC_CMD_MUM_IN_RAW_CMD_CMD_CODE_LEN 4
7157 /* Number of bytes to write */
7158 #define MC_CMD_MUM_IN_RAW_CMD_NUM_WRITE_OFST 8
7159 #define MC_CMD_MUM_IN_RAW_CMD_NUM_WRITE_LEN 4
7160 /* Number of bytes to read */
7161 #define MC_CMD_MUM_IN_RAW_CMD_NUM_READ_OFST 12
7162 #define MC_CMD_MUM_IN_RAW_CMD_NUM_READ_LEN 4
7163 /* Bytes to write */
7164 #define MC_CMD_MUM_IN_RAW_CMD_WRITE_DATA_OFST 16
7165 #define MC_CMD_MUM_IN_RAW_CMD_WRITE_DATA_LEN 1
7166 #define MC_CMD_MUM_IN_RAW_CMD_WRITE_DATA_MINNUM 1
7167 #define MC_CMD_MUM_IN_RAW_CMD_WRITE_DATA_MAXNUM 236
7168 #define MC_CMD_MUM_IN_RAW_CMD_WRITE_DATA_MAXNUM_MCDI2 1004
7169
7170 /* MC_CMD_MUM_IN_LOG msgrequest */
7171 #define MC_CMD_MUM_IN_LOG_LEN 8
7172 /* MUM cmd header */
7173 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
7174 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
7175 #define MC_CMD_MUM_IN_LOG_OP_OFST 4
7176 #define MC_CMD_MUM_IN_LOG_OP_LEN 4
7177 #define MC_CMD_MUM_IN_LOG_OP_UART 0x1 /* enum */
7178
7179 /* MC_CMD_MUM_IN_LOG_OP_UART msgrequest */
7180 #define MC_CMD_MUM_IN_LOG_OP_UART_LEN 12
7181 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
7182 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
7183 /*            MC_CMD_MUM_IN_LOG_OP_OFST 4 */
7184 /*            MC_CMD_MUM_IN_LOG_OP_LEN 4 */
7185 /* Enable/disable debug output to UART */
7186 #define MC_CMD_MUM_IN_LOG_OP_UART_ENABLE_OFST 8
7187 #define MC_CMD_MUM_IN_LOG_OP_UART_ENABLE_LEN 4
7188
7189 /* MC_CMD_MUM_IN_GPIO msgrequest */
7190 #define MC_CMD_MUM_IN_GPIO_LEN 8
7191 /* MUM cmd header */
7192 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
7193 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
7194 #define MC_CMD_MUM_IN_GPIO_HDR_OFST 4
7195 #define MC_CMD_MUM_IN_GPIO_HDR_LEN 4
7196 #define MC_CMD_MUM_IN_GPIO_OPCODE_OFST 4
7197 #define MC_CMD_MUM_IN_GPIO_OPCODE_LBN 0
7198 #define MC_CMD_MUM_IN_GPIO_OPCODE_WIDTH 8
7199 #define MC_CMD_MUM_IN_GPIO_IN_READ 0x0 /* enum */
7200 #define MC_CMD_MUM_IN_GPIO_OUT_WRITE 0x1 /* enum */
7201 #define MC_CMD_MUM_IN_GPIO_OUT_READ 0x2 /* enum */
7202 #define MC_CMD_MUM_IN_GPIO_OUT_ENABLE_WRITE 0x3 /* enum */
7203 #define MC_CMD_MUM_IN_GPIO_OUT_ENABLE_READ 0x4 /* enum */
7204 #define MC_CMD_MUM_IN_GPIO_OP 0x5 /* enum */
7205
7206 /* MC_CMD_MUM_IN_GPIO_IN_READ msgrequest */
7207 #define MC_CMD_MUM_IN_GPIO_IN_READ_LEN 8
7208 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
7209 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
7210 #define MC_CMD_MUM_IN_GPIO_IN_READ_HDR_OFST 4
7211 #define MC_CMD_MUM_IN_GPIO_IN_READ_HDR_LEN 4
7212
7213 /* MC_CMD_MUM_IN_GPIO_OUT_WRITE msgrequest */
7214 #define MC_CMD_MUM_IN_GPIO_OUT_WRITE_LEN 16
7215 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
7216 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
7217 #define MC_CMD_MUM_IN_GPIO_OUT_WRITE_HDR_OFST 4
7218 #define MC_CMD_MUM_IN_GPIO_OUT_WRITE_HDR_LEN 4
7219 /* The first 32-bit word to be written to the GPIO OUT register. */
7220 #define MC_CMD_MUM_IN_GPIO_OUT_WRITE_GPIOMASK1_OFST 8
7221 #define MC_CMD_MUM_IN_GPIO_OUT_WRITE_GPIOMASK1_LEN 4
7222 /* The second 32-bit word to be written to the GPIO OUT register. */
7223 #define MC_CMD_MUM_IN_GPIO_OUT_WRITE_GPIOMASK2_OFST 12
7224 #define MC_CMD_MUM_IN_GPIO_OUT_WRITE_GPIOMASK2_LEN 4
7225
7226 /* MC_CMD_MUM_IN_GPIO_OUT_READ msgrequest */
7227 #define MC_CMD_MUM_IN_GPIO_OUT_READ_LEN 8
7228 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
7229 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
7230 #define MC_CMD_MUM_IN_GPIO_OUT_READ_HDR_OFST 4
7231 #define MC_CMD_MUM_IN_GPIO_OUT_READ_HDR_LEN 4
7232
7233 /* MC_CMD_MUM_IN_GPIO_OUT_ENABLE_WRITE msgrequest */
7234 #define MC_CMD_MUM_IN_GPIO_OUT_ENABLE_WRITE_LEN 16
7235 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
7236 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
7237 #define MC_CMD_MUM_IN_GPIO_OUT_ENABLE_WRITE_HDR_OFST 4
7238 #define MC_CMD_MUM_IN_GPIO_OUT_ENABLE_WRITE_HDR_LEN 4
7239 /* The first 32-bit word to be written to the GPIO OUT ENABLE register. */
7240 #define MC_CMD_MUM_IN_GPIO_OUT_ENABLE_WRITE_GPIOMASK1_OFST 8
7241 #define MC_CMD_MUM_IN_GPIO_OUT_ENABLE_WRITE_GPIOMASK1_LEN 4
7242 /* The second 32-bit word to be written to the GPIO OUT ENABLE register. */
7243 #define MC_CMD_MUM_IN_GPIO_OUT_ENABLE_WRITE_GPIOMASK2_OFST 12
7244 #define MC_CMD_MUM_IN_GPIO_OUT_ENABLE_WRITE_GPIOMASK2_LEN 4
7245
7246 /* MC_CMD_MUM_IN_GPIO_OUT_ENABLE_READ msgrequest */
7247 #define MC_CMD_MUM_IN_GPIO_OUT_ENABLE_READ_LEN 8
7248 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
7249 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
7250 #define MC_CMD_MUM_IN_GPIO_OUT_ENABLE_READ_HDR_OFST 4
7251 #define MC_CMD_MUM_IN_GPIO_OUT_ENABLE_READ_HDR_LEN 4
7252
7253 /* MC_CMD_MUM_IN_GPIO_OP msgrequest */
7254 #define MC_CMD_MUM_IN_GPIO_OP_LEN 8
7255 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
7256 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
7257 #define MC_CMD_MUM_IN_GPIO_OP_HDR_OFST 4
7258 #define MC_CMD_MUM_IN_GPIO_OP_HDR_LEN 4
7259 #define MC_CMD_MUM_IN_GPIO_OP_BITWISE_OP_OFST 4
7260 #define MC_CMD_MUM_IN_GPIO_OP_BITWISE_OP_LBN 8
7261 #define MC_CMD_MUM_IN_GPIO_OP_BITWISE_OP_WIDTH 8
7262 #define MC_CMD_MUM_IN_GPIO_OP_OUT_READ 0x0 /* enum */
7263 #define MC_CMD_MUM_IN_GPIO_OP_OUT_WRITE 0x1 /* enum */
7264 #define MC_CMD_MUM_IN_GPIO_OP_OUT_CONFIG 0x2 /* enum */
7265 #define MC_CMD_MUM_IN_GPIO_OP_OUT_ENABLE 0x3 /* enum */
7266 #define MC_CMD_MUM_IN_GPIO_OP_GPIO_NUMBER_OFST 4
7267 #define MC_CMD_MUM_IN_GPIO_OP_GPIO_NUMBER_LBN 16
7268 #define MC_CMD_MUM_IN_GPIO_OP_GPIO_NUMBER_WIDTH 8
7269
7270 /* MC_CMD_MUM_IN_GPIO_OP_OUT_READ msgrequest */
7271 #define MC_CMD_MUM_IN_GPIO_OP_OUT_READ_LEN 8
7272 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
7273 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
7274 #define MC_CMD_MUM_IN_GPIO_OP_OUT_READ_HDR_OFST 4
7275 #define MC_CMD_MUM_IN_GPIO_OP_OUT_READ_HDR_LEN 4
7276
7277 /* MC_CMD_MUM_IN_GPIO_OP_OUT_WRITE msgrequest */
7278 #define MC_CMD_MUM_IN_GPIO_OP_OUT_WRITE_LEN 8
7279 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
7280 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
7281 #define MC_CMD_MUM_IN_GPIO_OP_OUT_WRITE_HDR_OFST 4
7282 #define MC_CMD_MUM_IN_GPIO_OP_OUT_WRITE_HDR_LEN 4
7283 #define MC_CMD_MUM_IN_GPIO_OP_OUT_WRITE_WRITEBIT_OFST 4
7284 #define MC_CMD_MUM_IN_GPIO_OP_OUT_WRITE_WRITEBIT_LBN 24
7285 #define MC_CMD_MUM_IN_GPIO_OP_OUT_WRITE_WRITEBIT_WIDTH 8
7286
7287 /* MC_CMD_MUM_IN_GPIO_OP_OUT_CONFIG msgrequest */
7288 #define MC_CMD_MUM_IN_GPIO_OP_OUT_CONFIG_LEN 8
7289 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
7290 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
7291 #define MC_CMD_MUM_IN_GPIO_OP_OUT_CONFIG_HDR_OFST 4
7292 #define MC_CMD_MUM_IN_GPIO_OP_OUT_CONFIG_HDR_LEN 4
7293 #define MC_CMD_MUM_IN_GPIO_OP_OUT_CONFIG_CFG_OFST 4
7294 #define MC_CMD_MUM_IN_GPIO_OP_OUT_CONFIG_CFG_LBN 24
7295 #define MC_CMD_MUM_IN_GPIO_OP_OUT_CONFIG_CFG_WIDTH 8
7296
7297 /* MC_CMD_MUM_IN_GPIO_OP_OUT_ENABLE msgrequest */
7298 #define MC_CMD_MUM_IN_GPIO_OP_OUT_ENABLE_LEN 8
7299 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
7300 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
7301 #define MC_CMD_MUM_IN_GPIO_OP_OUT_ENABLE_HDR_OFST 4
7302 #define MC_CMD_MUM_IN_GPIO_OP_OUT_ENABLE_HDR_LEN 4
7303 #define MC_CMD_MUM_IN_GPIO_OP_OUT_ENABLE_ENABLEBIT_OFST 4
7304 #define MC_CMD_MUM_IN_GPIO_OP_OUT_ENABLE_ENABLEBIT_LBN 24
7305 #define MC_CMD_MUM_IN_GPIO_OP_OUT_ENABLE_ENABLEBIT_WIDTH 8
7306
7307 /* MC_CMD_MUM_IN_READ_SENSORS msgrequest */
7308 #define MC_CMD_MUM_IN_READ_SENSORS_LEN 8
7309 /* MUM cmd header */
7310 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
7311 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
7312 #define MC_CMD_MUM_IN_READ_SENSORS_PARAMS_OFST 4
7313 #define MC_CMD_MUM_IN_READ_SENSORS_PARAMS_LEN 4
7314 #define MC_CMD_MUM_IN_READ_SENSORS_SENSOR_ID_OFST 4
7315 #define MC_CMD_MUM_IN_READ_SENSORS_SENSOR_ID_LBN 0
7316 #define MC_CMD_MUM_IN_READ_SENSORS_SENSOR_ID_WIDTH 8
7317 #define MC_CMD_MUM_IN_READ_SENSORS_NUM_SENSORS_OFST 4
7318 #define MC_CMD_MUM_IN_READ_SENSORS_NUM_SENSORS_LBN 8
7319 #define MC_CMD_MUM_IN_READ_SENSORS_NUM_SENSORS_WIDTH 8
7320
7321 /* MC_CMD_MUM_IN_PROGRAM_CLOCKS msgrequest */
7322 #define MC_CMD_MUM_IN_PROGRAM_CLOCKS_LEN 12
7323 /* MUM cmd header */
7324 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
7325 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
7326 /* Bit-mask of clocks to be programmed */
7327 #define MC_CMD_MUM_IN_PROGRAM_CLOCKS_MASK_OFST 4
7328 #define MC_CMD_MUM_IN_PROGRAM_CLOCKS_MASK_LEN 4
7329 #define MC_CMD_MUM_CLOCK_ID_FPGA 0x0 /* enum */
7330 #define MC_CMD_MUM_CLOCK_ID_DDR 0x1 /* enum */
7331 #define MC_CMD_MUM_CLOCK_ID_NIC 0x2 /* enum */
7332 /* Control flags for clock programming */
7333 #define MC_CMD_MUM_IN_PROGRAM_CLOCKS_FLAGS_OFST 8
7334 #define MC_CMD_MUM_IN_PROGRAM_CLOCKS_FLAGS_LEN 4
7335 #define MC_CMD_MUM_IN_PROGRAM_CLOCKS_OVERCLOCK_110_OFST 8
7336 #define MC_CMD_MUM_IN_PROGRAM_CLOCKS_OVERCLOCK_110_LBN 0
7337 #define MC_CMD_MUM_IN_PROGRAM_CLOCKS_OVERCLOCK_110_WIDTH 1
7338 #define MC_CMD_MUM_IN_PROGRAM_CLOCKS_CLOCK_NIC_FROM_FPGA_OFST 8
7339 #define MC_CMD_MUM_IN_PROGRAM_CLOCKS_CLOCK_NIC_FROM_FPGA_LBN 1
7340 #define MC_CMD_MUM_IN_PROGRAM_CLOCKS_CLOCK_NIC_FROM_FPGA_WIDTH 1
7341 #define MC_CMD_MUM_IN_PROGRAM_CLOCKS_CLOCK_REF_FROM_XO_OFST 8
7342 #define MC_CMD_MUM_IN_PROGRAM_CLOCKS_CLOCK_REF_FROM_XO_LBN 2
7343 #define MC_CMD_MUM_IN_PROGRAM_CLOCKS_CLOCK_REF_FROM_XO_WIDTH 1
7344
7345 /* MC_CMD_MUM_IN_FPGA_LOAD msgrequest */
7346 #define MC_CMD_MUM_IN_FPGA_LOAD_LEN 8
7347 /* MUM cmd header */
7348 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
7349 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
7350 /* Enable/Disable FPGA config from flash */
7351 #define MC_CMD_MUM_IN_FPGA_LOAD_ENABLE_OFST 4
7352 #define MC_CMD_MUM_IN_FPGA_LOAD_ENABLE_LEN 4
7353
7354 /* MC_CMD_MUM_IN_READ_ATB_SENSOR msgrequest */
7355 #define MC_CMD_MUM_IN_READ_ATB_SENSOR_LEN 4
7356 /* MUM cmd header */
7357 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
7358 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
7359
7360 /* MC_CMD_MUM_IN_QSFP msgrequest */
7361 #define MC_CMD_MUM_IN_QSFP_LEN 12
7362 /* MUM cmd header */
7363 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
7364 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
7365 #define MC_CMD_MUM_IN_QSFP_HDR_OFST 4
7366 #define MC_CMD_MUM_IN_QSFP_HDR_LEN 4
7367 #define MC_CMD_MUM_IN_QSFP_OPCODE_OFST 4
7368 #define MC_CMD_MUM_IN_QSFP_OPCODE_LBN 0
7369 #define MC_CMD_MUM_IN_QSFP_OPCODE_WIDTH 4
7370 #define MC_CMD_MUM_IN_QSFP_INIT 0x0 /* enum */
7371 #define MC_CMD_MUM_IN_QSFP_RECONFIGURE 0x1 /* enum */
7372 #define MC_CMD_MUM_IN_QSFP_GET_SUPPORTED_CAP 0x2 /* enum */
7373 #define MC_CMD_MUM_IN_QSFP_GET_MEDIA_INFO 0x3 /* enum */
7374 #define MC_CMD_MUM_IN_QSFP_FILL_STATS 0x4 /* enum */
7375 #define MC_CMD_MUM_IN_QSFP_POLL_BIST 0x5 /* enum */
7376 #define MC_CMD_MUM_IN_QSFP_IDX_OFST 8
7377 #define MC_CMD_MUM_IN_QSFP_IDX_LEN 4
7378
7379 /* MC_CMD_MUM_IN_QSFP_INIT msgrequest */
7380 #define MC_CMD_MUM_IN_QSFP_INIT_LEN 16
7381 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
7382 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
7383 #define MC_CMD_MUM_IN_QSFP_INIT_HDR_OFST 4
7384 #define MC_CMD_MUM_IN_QSFP_INIT_HDR_LEN 4
7385 #define MC_CMD_MUM_IN_QSFP_INIT_IDX_OFST 8
7386 #define MC_CMD_MUM_IN_QSFP_INIT_IDX_LEN 4
7387 #define MC_CMD_MUM_IN_QSFP_INIT_CAGE_OFST 12
7388 #define MC_CMD_MUM_IN_QSFP_INIT_CAGE_LEN 4
7389
7390 /* MC_CMD_MUM_IN_QSFP_RECONFIGURE msgrequest */
7391 #define MC_CMD_MUM_IN_QSFP_RECONFIGURE_LEN 24
7392 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
7393 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
7394 #define MC_CMD_MUM_IN_QSFP_RECONFIGURE_HDR_OFST 4
7395 #define MC_CMD_MUM_IN_QSFP_RECONFIGURE_HDR_LEN 4
7396 #define MC_CMD_MUM_IN_QSFP_RECONFIGURE_IDX_OFST 8
7397 #define MC_CMD_MUM_IN_QSFP_RECONFIGURE_IDX_LEN 4
7398 #define MC_CMD_MUM_IN_QSFP_RECONFIGURE_TX_DISABLE_OFST 12
7399 #define MC_CMD_MUM_IN_QSFP_RECONFIGURE_TX_DISABLE_LEN 4
7400 #define MC_CMD_MUM_IN_QSFP_RECONFIGURE_PORT_LANES_OFST 16
7401 #define MC_CMD_MUM_IN_QSFP_RECONFIGURE_PORT_LANES_LEN 4
7402 #define MC_CMD_MUM_IN_QSFP_RECONFIGURE_PORT_LINK_SPEED_OFST 20
7403 #define MC_CMD_MUM_IN_QSFP_RECONFIGURE_PORT_LINK_SPEED_LEN 4
7404
7405 /* MC_CMD_MUM_IN_QSFP_GET_SUPPORTED_CAP msgrequest */
7406 #define MC_CMD_MUM_IN_QSFP_GET_SUPPORTED_CAP_LEN 12
7407 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
7408 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
7409 #define MC_CMD_MUM_IN_QSFP_GET_SUPPORTED_CAP_HDR_OFST 4
7410 #define MC_CMD_MUM_IN_QSFP_GET_SUPPORTED_CAP_HDR_LEN 4
7411 #define MC_CMD_MUM_IN_QSFP_GET_SUPPORTED_CAP_IDX_OFST 8
7412 #define MC_CMD_MUM_IN_QSFP_GET_SUPPORTED_CAP_IDX_LEN 4
7413
7414 /* MC_CMD_MUM_IN_QSFP_GET_MEDIA_INFO msgrequest */
7415 #define MC_CMD_MUM_IN_QSFP_GET_MEDIA_INFO_LEN 16
7416 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
7417 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
7418 #define MC_CMD_MUM_IN_QSFP_GET_MEDIA_INFO_HDR_OFST 4
7419 #define MC_CMD_MUM_IN_QSFP_GET_MEDIA_INFO_HDR_LEN 4
7420 #define MC_CMD_MUM_IN_QSFP_GET_MEDIA_INFO_IDX_OFST 8
7421 #define MC_CMD_MUM_IN_QSFP_GET_MEDIA_INFO_IDX_LEN 4
7422 #define MC_CMD_MUM_IN_QSFP_GET_MEDIA_INFO_PAGE_OFST 12
7423 #define MC_CMD_MUM_IN_QSFP_GET_MEDIA_INFO_PAGE_LEN 4
7424
7425 /* MC_CMD_MUM_IN_QSFP_FILL_STATS msgrequest */
7426 #define MC_CMD_MUM_IN_QSFP_FILL_STATS_LEN 12
7427 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
7428 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
7429 #define MC_CMD_MUM_IN_QSFP_FILL_STATS_HDR_OFST 4
7430 #define MC_CMD_MUM_IN_QSFP_FILL_STATS_HDR_LEN 4
7431 #define MC_CMD_MUM_IN_QSFP_FILL_STATS_IDX_OFST 8
7432 #define MC_CMD_MUM_IN_QSFP_FILL_STATS_IDX_LEN 4
7433
7434 /* MC_CMD_MUM_IN_QSFP_POLL_BIST msgrequest */
7435 #define MC_CMD_MUM_IN_QSFP_POLL_BIST_LEN 12
7436 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
7437 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
7438 #define MC_CMD_MUM_IN_QSFP_POLL_BIST_HDR_OFST 4
7439 #define MC_CMD_MUM_IN_QSFP_POLL_BIST_HDR_LEN 4
7440 #define MC_CMD_MUM_IN_QSFP_POLL_BIST_IDX_OFST 8
7441 #define MC_CMD_MUM_IN_QSFP_POLL_BIST_IDX_LEN 4
7442
7443 /* MC_CMD_MUM_IN_READ_DDR_INFO msgrequest */
7444 #define MC_CMD_MUM_IN_READ_DDR_INFO_LEN 4
7445 /* MUM cmd header */
7446 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
7447 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
7448
7449 /* MC_CMD_MUM_OUT msgresponse */
7450 #define MC_CMD_MUM_OUT_LEN 0
7451
7452 /* MC_CMD_MUM_OUT_NULL msgresponse */
7453 #define MC_CMD_MUM_OUT_NULL_LEN 0
7454
7455 /* MC_CMD_MUM_OUT_GET_VERSION msgresponse */
7456 #define MC_CMD_MUM_OUT_GET_VERSION_LEN 12
7457 #define MC_CMD_MUM_OUT_GET_VERSION_FIRMWARE_OFST 0
7458 #define MC_CMD_MUM_OUT_GET_VERSION_FIRMWARE_LEN 4
7459 #define MC_CMD_MUM_OUT_GET_VERSION_VERSION_OFST 4
7460 #define MC_CMD_MUM_OUT_GET_VERSION_VERSION_LEN 8
7461 #define MC_CMD_MUM_OUT_GET_VERSION_VERSION_LO_OFST 4
7462 #define MC_CMD_MUM_OUT_GET_VERSION_VERSION_HI_OFST 8
7463
7464 /* MC_CMD_MUM_OUT_RAW_CMD msgresponse */
7465 #define MC_CMD_MUM_OUT_RAW_CMD_LENMIN 1
7466 #define MC_CMD_MUM_OUT_RAW_CMD_LENMAX 252
7467 #define MC_CMD_MUM_OUT_RAW_CMD_LENMAX_MCDI2 1020
7468 #define MC_CMD_MUM_OUT_RAW_CMD_LEN(num) (0+1*(num))
7469 #define MC_CMD_MUM_OUT_RAW_CMD_DATA_NUM(len) (((len)-0)/1)
7470 /* returned data */
7471 #define MC_CMD_MUM_OUT_RAW_CMD_DATA_OFST 0
7472 #define MC_CMD_MUM_OUT_RAW_CMD_DATA_LEN 1
7473 #define MC_CMD_MUM_OUT_RAW_CMD_DATA_MINNUM 1
7474 #define MC_CMD_MUM_OUT_RAW_CMD_DATA_MAXNUM 252
7475 #define MC_CMD_MUM_OUT_RAW_CMD_DATA_MAXNUM_MCDI2 1020
7476
7477 /* MC_CMD_MUM_OUT_READ msgresponse */
7478 #define MC_CMD_MUM_OUT_READ_LENMIN 4
7479 #define MC_CMD_MUM_OUT_READ_LENMAX 252
7480 #define MC_CMD_MUM_OUT_READ_LENMAX_MCDI2 1020
7481 #define MC_CMD_MUM_OUT_READ_LEN(num) (0+4*(num))
7482 #define MC_CMD_MUM_OUT_READ_BUFFER_NUM(len) (((len)-0)/4)
7483 #define MC_CMD_MUM_OUT_READ_BUFFER_OFST 0
7484 #define MC_CMD_MUM_OUT_READ_BUFFER_LEN 4
7485 #define MC_CMD_MUM_OUT_READ_BUFFER_MINNUM 1
7486 #define MC_CMD_MUM_OUT_READ_BUFFER_MAXNUM 63
7487 #define MC_CMD_MUM_OUT_READ_BUFFER_MAXNUM_MCDI2 255
7488
7489 /* MC_CMD_MUM_OUT_WRITE msgresponse */
7490 #define MC_CMD_MUM_OUT_WRITE_LEN 0
7491
7492 /* MC_CMD_MUM_OUT_LOG msgresponse */
7493 #define MC_CMD_MUM_OUT_LOG_LEN 0
7494
7495 /* MC_CMD_MUM_OUT_LOG_OP_UART msgresponse */
7496 #define MC_CMD_MUM_OUT_LOG_OP_UART_LEN 0
7497
7498 /* MC_CMD_MUM_OUT_GPIO_IN_READ msgresponse */
7499 #define MC_CMD_MUM_OUT_GPIO_IN_READ_LEN 8
7500 /* The first 32-bit word read from the GPIO IN register. */
7501 #define MC_CMD_MUM_OUT_GPIO_IN_READ_GPIOMASK1_OFST 0
7502 #define MC_CMD_MUM_OUT_GPIO_IN_READ_GPIOMASK1_LEN 4
7503 /* The second 32-bit word read from the GPIO IN register. */
7504 #define MC_CMD_MUM_OUT_GPIO_IN_READ_GPIOMASK2_OFST 4
7505 #define MC_CMD_MUM_OUT_GPIO_IN_READ_GPIOMASK2_LEN 4
7506
7507 /* MC_CMD_MUM_OUT_GPIO_OUT_WRITE msgresponse */
7508 #define MC_CMD_MUM_OUT_GPIO_OUT_WRITE_LEN 0
7509
7510 /* MC_CMD_MUM_OUT_GPIO_OUT_READ msgresponse */
7511 #define MC_CMD_MUM_OUT_GPIO_OUT_READ_LEN 8
7512 /* The first 32-bit word read from the GPIO OUT register. */
7513 #define MC_CMD_MUM_OUT_GPIO_OUT_READ_GPIOMASK1_OFST 0
7514 #define MC_CMD_MUM_OUT_GPIO_OUT_READ_GPIOMASK1_LEN 4
7515 /* The second 32-bit word read from the GPIO OUT register. */
7516 #define MC_CMD_MUM_OUT_GPIO_OUT_READ_GPIOMASK2_OFST 4
7517 #define MC_CMD_MUM_OUT_GPIO_OUT_READ_GPIOMASK2_LEN 4
7518
7519 /* MC_CMD_MUM_OUT_GPIO_OUT_ENABLE_WRITE msgresponse */
7520 #define MC_CMD_MUM_OUT_GPIO_OUT_ENABLE_WRITE_LEN 0
7521
7522 /* MC_CMD_MUM_OUT_GPIO_OUT_ENABLE_READ msgresponse */
7523 #define MC_CMD_MUM_OUT_GPIO_OUT_ENABLE_READ_LEN 8
7524 #define MC_CMD_MUM_OUT_GPIO_OUT_ENABLE_READ_GPIOMASK1_OFST 0
7525 #define MC_CMD_MUM_OUT_GPIO_OUT_ENABLE_READ_GPIOMASK1_LEN 4
7526 #define MC_CMD_MUM_OUT_GPIO_OUT_ENABLE_READ_GPIOMASK2_OFST 4
7527 #define MC_CMD_MUM_OUT_GPIO_OUT_ENABLE_READ_GPIOMASK2_LEN 4
7528
7529 /* MC_CMD_MUM_OUT_GPIO_OP_OUT_READ msgresponse */
7530 #define MC_CMD_MUM_OUT_GPIO_OP_OUT_READ_LEN 4
7531 #define MC_CMD_MUM_OUT_GPIO_OP_OUT_READ_BIT_READ_OFST 0
7532 #define MC_CMD_MUM_OUT_GPIO_OP_OUT_READ_BIT_READ_LEN 4
7533
7534 /* MC_CMD_MUM_OUT_GPIO_OP_OUT_WRITE msgresponse */
7535 #define MC_CMD_MUM_OUT_GPIO_OP_OUT_WRITE_LEN 0
7536
7537 /* MC_CMD_MUM_OUT_GPIO_OP_OUT_CONFIG msgresponse */
7538 #define MC_CMD_MUM_OUT_GPIO_OP_OUT_CONFIG_LEN 0
7539
7540 /* MC_CMD_MUM_OUT_GPIO_OP_OUT_ENABLE msgresponse */
7541 #define MC_CMD_MUM_OUT_GPIO_OP_OUT_ENABLE_LEN 0
7542
7543 /* MC_CMD_MUM_OUT_READ_SENSORS msgresponse */
7544 #define MC_CMD_MUM_OUT_READ_SENSORS_LENMIN 4
7545 #define MC_CMD_MUM_OUT_READ_SENSORS_LENMAX 252
7546 #define MC_CMD_MUM_OUT_READ_SENSORS_LENMAX_MCDI2 1020
7547 #define MC_CMD_MUM_OUT_READ_SENSORS_LEN(num) (0+4*(num))
7548 #define MC_CMD_MUM_OUT_READ_SENSORS_DATA_NUM(len) (((len)-0)/4)
7549 #define MC_CMD_MUM_OUT_READ_SENSORS_DATA_OFST 0
7550 #define MC_CMD_MUM_OUT_READ_SENSORS_DATA_LEN 4
7551 #define MC_CMD_MUM_OUT_READ_SENSORS_DATA_MINNUM 1
7552 #define MC_CMD_MUM_OUT_READ_SENSORS_DATA_MAXNUM 63
7553 #define MC_CMD_MUM_OUT_READ_SENSORS_DATA_MAXNUM_MCDI2 255
7554 #define MC_CMD_MUM_OUT_READ_SENSORS_READING_OFST 0
7555 #define MC_CMD_MUM_OUT_READ_SENSORS_READING_LBN 0
7556 #define MC_CMD_MUM_OUT_READ_SENSORS_READING_WIDTH 16
7557 #define MC_CMD_MUM_OUT_READ_SENSORS_STATE_OFST 0
7558 #define MC_CMD_MUM_OUT_READ_SENSORS_STATE_LBN 16
7559 #define MC_CMD_MUM_OUT_READ_SENSORS_STATE_WIDTH 8
7560 #define MC_CMD_MUM_OUT_READ_SENSORS_TYPE_OFST 0
7561 #define MC_CMD_MUM_OUT_READ_SENSORS_TYPE_LBN 24
7562 #define MC_CMD_MUM_OUT_READ_SENSORS_TYPE_WIDTH 8
7563
7564 /* MC_CMD_MUM_OUT_PROGRAM_CLOCKS msgresponse */
7565 #define MC_CMD_MUM_OUT_PROGRAM_CLOCKS_LEN 4
7566 #define MC_CMD_MUM_OUT_PROGRAM_CLOCKS_OK_MASK_OFST 0
7567 #define MC_CMD_MUM_OUT_PROGRAM_CLOCKS_OK_MASK_LEN 4
7568
7569 /* MC_CMD_MUM_OUT_FPGA_LOAD msgresponse */
7570 #define MC_CMD_MUM_OUT_FPGA_LOAD_LEN 0
7571
7572 /* MC_CMD_MUM_OUT_READ_ATB_SENSOR msgresponse */
7573 #define MC_CMD_MUM_OUT_READ_ATB_SENSOR_LEN 4
7574 #define MC_CMD_MUM_OUT_READ_ATB_SENSOR_RESULT_OFST 0
7575 #define MC_CMD_MUM_OUT_READ_ATB_SENSOR_RESULT_LEN 4
7576
7577 /* MC_CMD_MUM_OUT_QSFP_INIT msgresponse */
7578 #define MC_CMD_MUM_OUT_QSFP_INIT_LEN 0
7579
7580 /* MC_CMD_MUM_OUT_QSFP_RECONFIGURE msgresponse */
7581 #define MC_CMD_MUM_OUT_QSFP_RECONFIGURE_LEN 8
7582 #define MC_CMD_MUM_OUT_QSFP_RECONFIGURE_PORT_PHY_LP_CAP_OFST 0
7583 #define MC_CMD_MUM_OUT_QSFP_RECONFIGURE_PORT_PHY_LP_CAP_LEN 4
7584 #define MC_CMD_MUM_OUT_QSFP_RECONFIGURE_PORT_PHY_FLAGS_OFST 4
7585 #define MC_CMD_MUM_OUT_QSFP_RECONFIGURE_PORT_PHY_FLAGS_LEN 4
7586 #define MC_CMD_MUM_OUT_QSFP_RECONFIGURE_PORT_PHY_READY_OFST 4
7587 #define MC_CMD_MUM_OUT_QSFP_RECONFIGURE_PORT_PHY_READY_LBN 0
7588 #define MC_CMD_MUM_OUT_QSFP_RECONFIGURE_PORT_PHY_READY_WIDTH 1
7589 #define MC_CMD_MUM_OUT_QSFP_RECONFIGURE_PORT_PHY_LINK_UP_OFST 4
7590 #define MC_CMD_MUM_OUT_QSFP_RECONFIGURE_PORT_PHY_LINK_UP_LBN 1
7591 #define MC_CMD_MUM_OUT_QSFP_RECONFIGURE_PORT_PHY_LINK_UP_WIDTH 1
7592
7593 /* MC_CMD_MUM_OUT_QSFP_GET_SUPPORTED_CAP msgresponse */
7594 #define MC_CMD_MUM_OUT_QSFP_GET_SUPPORTED_CAP_LEN 4
7595 #define MC_CMD_MUM_OUT_QSFP_GET_SUPPORTED_CAP_PORT_PHY_LP_CAP_OFST 0
7596 #define MC_CMD_MUM_OUT_QSFP_GET_SUPPORTED_CAP_PORT_PHY_LP_CAP_LEN 4
7597
7598 /* MC_CMD_MUM_OUT_QSFP_GET_MEDIA_INFO msgresponse */
7599 #define MC_CMD_MUM_OUT_QSFP_GET_MEDIA_INFO_LENMIN 5
7600 #define MC_CMD_MUM_OUT_QSFP_GET_MEDIA_INFO_LENMAX 252
7601 #define MC_CMD_MUM_OUT_QSFP_GET_MEDIA_INFO_LENMAX_MCDI2 1020
7602 #define MC_CMD_MUM_OUT_QSFP_GET_MEDIA_INFO_LEN(num) (4+1*(num))
7603 #define MC_CMD_MUM_OUT_QSFP_GET_MEDIA_INFO_DATA_NUM(len) (((len)-4)/1)
7604 /* in bytes */
7605 #define MC_CMD_MUM_OUT_QSFP_GET_MEDIA_INFO_DATALEN_OFST 0
7606 #define MC_CMD_MUM_OUT_QSFP_GET_MEDIA_INFO_DATALEN_LEN 4
7607 #define MC_CMD_MUM_OUT_QSFP_GET_MEDIA_INFO_DATA_OFST 4
7608 #define MC_CMD_MUM_OUT_QSFP_GET_MEDIA_INFO_DATA_LEN 1
7609 #define MC_CMD_MUM_OUT_QSFP_GET_MEDIA_INFO_DATA_MINNUM 1
7610 #define MC_CMD_MUM_OUT_QSFP_GET_MEDIA_INFO_DATA_MAXNUM 248
7611 #define MC_CMD_MUM_OUT_QSFP_GET_MEDIA_INFO_DATA_MAXNUM_MCDI2 1016
7612
7613 /* MC_CMD_MUM_OUT_QSFP_FILL_STATS msgresponse */
7614 #define MC_CMD_MUM_OUT_QSFP_FILL_STATS_LEN 8
7615 #define MC_CMD_MUM_OUT_QSFP_FILL_STATS_PORT_PHY_STATS_PMA_PMD_LINK_UP_OFST 0
7616 #define MC_CMD_MUM_OUT_QSFP_FILL_STATS_PORT_PHY_STATS_PMA_PMD_LINK_UP_LEN 4
7617 #define MC_CMD_MUM_OUT_QSFP_FILL_STATS_PORT_PHY_STATS_PCS_LINK_UP_OFST 4
7618 #define MC_CMD_MUM_OUT_QSFP_FILL_STATS_PORT_PHY_STATS_PCS_LINK_UP_LEN 4
7619
7620 /* MC_CMD_MUM_OUT_QSFP_POLL_BIST msgresponse */
7621 #define MC_CMD_MUM_OUT_QSFP_POLL_BIST_LEN 4
7622 #define MC_CMD_MUM_OUT_QSFP_POLL_BIST_TEST_OFST 0
7623 #define MC_CMD_MUM_OUT_QSFP_POLL_BIST_TEST_LEN 4
7624
7625 /* MC_CMD_MUM_OUT_READ_DDR_INFO msgresponse */
7626 #define MC_CMD_MUM_OUT_READ_DDR_INFO_LENMIN 24
7627 #define MC_CMD_MUM_OUT_READ_DDR_INFO_LENMAX 248
7628 #define MC_CMD_MUM_OUT_READ_DDR_INFO_LENMAX_MCDI2 1016
7629 #define MC_CMD_MUM_OUT_READ_DDR_INFO_LEN(num) (8+8*(num))
7630 #define MC_CMD_MUM_OUT_READ_DDR_INFO_SODIMM_INFO_RECORD_NUM(len) (((len)-8)/8)
7631 /* Discrete (soldered) DDR resistor strap info */
7632 #define MC_CMD_MUM_OUT_READ_DDR_INFO_DISCRETE_DDR_INFO_OFST 0
7633 #define MC_CMD_MUM_OUT_READ_DDR_INFO_DISCRETE_DDR_INFO_LEN 4
7634 #define MC_CMD_MUM_OUT_READ_DDR_INFO_VRATIO_OFST 0
7635 #define MC_CMD_MUM_OUT_READ_DDR_INFO_VRATIO_LBN 0
7636 #define MC_CMD_MUM_OUT_READ_DDR_INFO_VRATIO_WIDTH 16
7637 #define MC_CMD_MUM_OUT_READ_DDR_INFO_RESERVED1_OFST 0
7638 #define MC_CMD_MUM_OUT_READ_DDR_INFO_RESERVED1_LBN 16
7639 #define MC_CMD_MUM_OUT_READ_DDR_INFO_RESERVED1_WIDTH 16
7640 /* Number of SODIMM info records */
7641 #define MC_CMD_MUM_OUT_READ_DDR_INFO_NUM_RECORDS_OFST 4
7642 #define MC_CMD_MUM_OUT_READ_DDR_INFO_NUM_RECORDS_LEN 4
7643 /* Array of SODIMM info records */
7644 #define MC_CMD_MUM_OUT_READ_DDR_INFO_SODIMM_INFO_RECORD_OFST 8
7645 #define MC_CMD_MUM_OUT_READ_DDR_INFO_SODIMM_INFO_RECORD_LEN 8
7646 #define MC_CMD_MUM_OUT_READ_DDR_INFO_SODIMM_INFO_RECORD_LO_OFST 8
7647 #define MC_CMD_MUM_OUT_READ_DDR_INFO_SODIMM_INFO_RECORD_HI_OFST 12
7648 #define MC_CMD_MUM_OUT_READ_DDR_INFO_SODIMM_INFO_RECORD_MINNUM 2
7649 #define MC_CMD_MUM_OUT_READ_DDR_INFO_SODIMM_INFO_RECORD_MAXNUM 30
7650 #define MC_CMD_MUM_OUT_READ_DDR_INFO_SODIMM_INFO_RECORD_MAXNUM_MCDI2 126
7651 #define MC_CMD_MUM_OUT_READ_DDR_INFO_BANK_ID_OFST 8
7652 #define MC_CMD_MUM_OUT_READ_DDR_INFO_BANK_ID_LBN 0
7653 #define MC_CMD_MUM_OUT_READ_DDR_INFO_BANK_ID_WIDTH 8
7654 /* enum: SODIMM bank 1 (Top SODIMM for Sorrento) */
7655 #define MC_CMD_MUM_OUT_READ_DDR_INFO_BANK1 0x0
7656 /* enum: SODIMM bank 2 (Bottom SODDIMM for Sorrento) */
7657 #define MC_CMD_MUM_OUT_READ_DDR_INFO_BANK2 0x1
7658 /* enum: Total number of SODIMM banks */
7659 #define MC_CMD_MUM_OUT_READ_DDR_INFO_NUM_BANKS 0x2
7660 #define MC_CMD_MUM_OUT_READ_DDR_INFO_TYPE_OFST 8
7661 #define MC_CMD_MUM_OUT_READ_DDR_INFO_TYPE_LBN 8
7662 #define MC_CMD_MUM_OUT_READ_DDR_INFO_TYPE_WIDTH 8
7663 #define MC_CMD_MUM_OUT_READ_DDR_INFO_RANK_OFST 8
7664 #define MC_CMD_MUM_OUT_READ_DDR_INFO_RANK_LBN 16
7665 #define MC_CMD_MUM_OUT_READ_DDR_INFO_RANK_WIDTH 4
7666 #define MC_CMD_MUM_OUT_READ_DDR_INFO_VOLTAGE_OFST 8
7667 #define MC_CMD_MUM_OUT_READ_DDR_INFO_VOLTAGE_LBN 20
7668 #define MC_CMD_MUM_OUT_READ_DDR_INFO_VOLTAGE_WIDTH 4
7669 #define MC_CMD_MUM_OUT_READ_DDR_INFO_NOT_POWERED 0x0 /* enum */
7670 #define MC_CMD_MUM_OUT_READ_DDR_INFO_1V25 0x1 /* enum */
7671 #define MC_CMD_MUM_OUT_READ_DDR_INFO_1V35 0x2 /* enum */
7672 #define MC_CMD_MUM_OUT_READ_DDR_INFO_1V5 0x3 /* enum */
7673 /* enum: Values 5-15 are reserved for future usage */
7674 #define MC_CMD_MUM_OUT_READ_DDR_INFO_1V8 0x4
7675 #define MC_CMD_MUM_OUT_READ_DDR_INFO_SIZE_OFST 8
7676 #define MC_CMD_MUM_OUT_READ_DDR_INFO_SIZE_LBN 24
7677 #define MC_CMD_MUM_OUT_READ_DDR_INFO_SIZE_WIDTH 8
7678 #define MC_CMD_MUM_OUT_READ_DDR_INFO_SPEED_OFST 8
7679 #define MC_CMD_MUM_OUT_READ_DDR_INFO_SPEED_LBN 32
7680 #define MC_CMD_MUM_OUT_READ_DDR_INFO_SPEED_WIDTH 16
7681 #define MC_CMD_MUM_OUT_READ_DDR_INFO_STATE_OFST 8
7682 #define MC_CMD_MUM_OUT_READ_DDR_INFO_STATE_LBN 48
7683 #define MC_CMD_MUM_OUT_READ_DDR_INFO_STATE_WIDTH 4
7684 /* enum: No module present */
7685 #define MC_CMD_MUM_OUT_READ_DDR_INFO_ABSENT 0x0
7686 /* enum: Module present supported and powered on */
7687 #define MC_CMD_MUM_OUT_READ_DDR_INFO_PRESENT_POWERED 0x1
7688 /* enum: Module present but bad type */
7689 #define MC_CMD_MUM_OUT_READ_DDR_INFO_PRESENT_BAD_TYPE 0x2
7690 /* enum: Module present but incompatible voltage */
7691 #define MC_CMD_MUM_OUT_READ_DDR_INFO_PRESENT_BAD_VOLTAGE 0x3
7692 /* enum: Module present but unknown SPD */
7693 #define MC_CMD_MUM_OUT_READ_DDR_INFO_PRESENT_BAD_SPD 0x4
7694 /* enum: Module present but slot cannot support it */
7695 #define MC_CMD_MUM_OUT_READ_DDR_INFO_PRESENT_BAD_SLOT 0x5
7696 /* enum: Modules may or may not be present, but cannot establish contact by I2C
7697  */
7698 #define MC_CMD_MUM_OUT_READ_DDR_INFO_NOT_REACHABLE 0x6
7699 #define MC_CMD_MUM_OUT_READ_DDR_INFO_RESERVED2_OFST 8
7700 #define MC_CMD_MUM_OUT_READ_DDR_INFO_RESERVED2_LBN 52
7701 #define MC_CMD_MUM_OUT_READ_DDR_INFO_RESERVED2_WIDTH 12
7702
7703 /* MC_CMD_DYNAMIC_SENSORS_LIMITS structuredef: Set of sensor limits. This
7704  * should match the equivalent structure in the sensor_query SPHINX service.
7705  */
7706 #define MC_CMD_DYNAMIC_SENSORS_LIMITS_LEN 24
7707 /* A value below this will trigger a warning event. */
7708 #define MC_CMD_DYNAMIC_SENSORS_LIMITS_LO_WARNING_OFST 0
7709 #define MC_CMD_DYNAMIC_SENSORS_LIMITS_LO_WARNING_LEN 4
7710 #define MC_CMD_DYNAMIC_SENSORS_LIMITS_LO_WARNING_LBN 0
7711 #define MC_CMD_DYNAMIC_SENSORS_LIMITS_LO_WARNING_WIDTH 32
7712 /* A value below this will trigger a critical event. */
7713 #define MC_CMD_DYNAMIC_SENSORS_LIMITS_LO_CRITICAL_OFST 4
7714 #define MC_CMD_DYNAMIC_SENSORS_LIMITS_LO_CRITICAL_LEN 4
7715 #define MC_CMD_DYNAMIC_SENSORS_LIMITS_LO_CRITICAL_LBN 32
7716 #define MC_CMD_DYNAMIC_SENSORS_LIMITS_LO_CRITICAL_WIDTH 32
7717 /* A value below this will shut down the card. */
7718 #define MC_CMD_DYNAMIC_SENSORS_LIMITS_LO_FATAL_OFST 8
7719 #define MC_CMD_DYNAMIC_SENSORS_LIMITS_LO_FATAL_LEN 4
7720 #define MC_CMD_DYNAMIC_SENSORS_LIMITS_LO_FATAL_LBN 64
7721 #define MC_CMD_DYNAMIC_SENSORS_LIMITS_LO_FATAL_WIDTH 32
7722 /* A value above this will trigger a warning event. */
7723 #define MC_CMD_DYNAMIC_SENSORS_LIMITS_HI_WARNING_OFST 12
7724 #define MC_CMD_DYNAMIC_SENSORS_LIMITS_HI_WARNING_LEN 4
7725 #define MC_CMD_DYNAMIC_SENSORS_LIMITS_HI_WARNING_LBN 96
7726 #define MC_CMD_DYNAMIC_SENSORS_LIMITS_HI_WARNING_WIDTH 32
7727 /* A value above this will trigger a critical event. */
7728 #define MC_CMD_DYNAMIC_SENSORS_LIMITS_HI_CRITICAL_OFST 16
7729 #define MC_CMD_DYNAMIC_SENSORS_LIMITS_HI_CRITICAL_LEN 4
7730 #define MC_CMD_DYNAMIC_SENSORS_LIMITS_HI_CRITICAL_LBN 128
7731 #define MC_CMD_DYNAMIC_SENSORS_LIMITS_HI_CRITICAL_WIDTH 32
7732 /* A value above this will shut down the card. */
7733 #define MC_CMD_DYNAMIC_SENSORS_LIMITS_HI_FATAL_OFST 20
7734 #define MC_CMD_DYNAMIC_SENSORS_LIMITS_HI_FATAL_LEN 4
7735 #define MC_CMD_DYNAMIC_SENSORS_LIMITS_HI_FATAL_LBN 160
7736 #define MC_CMD_DYNAMIC_SENSORS_LIMITS_HI_FATAL_WIDTH 32
7737
7738 /* MC_CMD_DYNAMIC_SENSORS_DESCRIPTION structuredef: Description of a sensor.
7739  * This should match the equivalent structure in the sensor_query SPHINX
7740  * service.
7741  */
7742 #define MC_CMD_DYNAMIC_SENSORS_DESCRIPTION_LEN 64
7743 /* The handle used to identify the sensor in calls to
7744  * MC_CMD_DYNAMIC_SENSORS_GET_VALUES
7745  */
7746 #define MC_CMD_DYNAMIC_SENSORS_DESCRIPTION_HANDLE_OFST 0
7747 #define MC_CMD_DYNAMIC_SENSORS_DESCRIPTION_HANDLE_LEN 4
7748 #define MC_CMD_DYNAMIC_SENSORS_DESCRIPTION_HANDLE_LBN 0
7749 #define MC_CMD_DYNAMIC_SENSORS_DESCRIPTION_HANDLE_WIDTH 32
7750 /* A human-readable name for the sensor (zero terminated string, max 32 bytes)
7751  */
7752 #define MC_CMD_DYNAMIC_SENSORS_DESCRIPTION_NAME_OFST 4
7753 #define MC_CMD_DYNAMIC_SENSORS_DESCRIPTION_NAME_LEN 32
7754 #define MC_CMD_DYNAMIC_SENSORS_DESCRIPTION_NAME_LBN 32
7755 #define MC_CMD_DYNAMIC_SENSORS_DESCRIPTION_NAME_WIDTH 256
7756 /* The type of the sensor device, and by implication the unit of that the
7757  * values will be reported in
7758  */
7759 #define MC_CMD_DYNAMIC_SENSORS_DESCRIPTION_TYPE_OFST 36
7760 #define MC_CMD_DYNAMIC_SENSORS_DESCRIPTION_TYPE_LEN 4
7761 /* enum: A voltage sensor. Unit is mV */
7762 #define MC_CMD_DYNAMIC_SENSORS_DESCRIPTION_VOLTAGE 0x0
7763 /* enum: A current sensor. Unit is mA */
7764 #define MC_CMD_DYNAMIC_SENSORS_DESCRIPTION_CURRENT 0x1
7765 /* enum: A power sensor. Unit is mW */
7766 #define MC_CMD_DYNAMIC_SENSORS_DESCRIPTION_POWER 0x2
7767 /* enum: A temperature sensor. Unit is Celsius */
7768 #define MC_CMD_DYNAMIC_SENSORS_DESCRIPTION_TEMPERATURE 0x3
7769 /* enum: A cooling fan sensor. Unit is RPM */
7770 #define MC_CMD_DYNAMIC_SENSORS_DESCRIPTION_FAN 0x4
7771 #define MC_CMD_DYNAMIC_SENSORS_DESCRIPTION_TYPE_LBN 288
7772 #define MC_CMD_DYNAMIC_SENSORS_DESCRIPTION_TYPE_WIDTH 32
7773 /* A single MC_CMD_DYNAMIC_SENSORS_LIMITS structure */
7774 #define MC_CMD_DYNAMIC_SENSORS_DESCRIPTION_LIMITS_OFST 40
7775 #define MC_CMD_DYNAMIC_SENSORS_DESCRIPTION_LIMITS_LEN 24
7776 #define MC_CMD_DYNAMIC_SENSORS_DESCRIPTION_LIMITS_LBN 320
7777 #define MC_CMD_DYNAMIC_SENSORS_DESCRIPTION_LIMITS_WIDTH 192
7778
7779 /* MC_CMD_DYNAMIC_SENSORS_READING structuredef: State and value of a sensor.
7780  * This should match the equivalent structure in the sensor_query SPHINX
7781  * service.
7782  */
7783 #define MC_CMD_DYNAMIC_SENSORS_READING_LEN 12
7784 /* The handle used to identify the sensor */
7785 #define MC_CMD_DYNAMIC_SENSORS_READING_HANDLE_OFST 0
7786 #define MC_CMD_DYNAMIC_SENSORS_READING_HANDLE_LEN 4
7787 #define MC_CMD_DYNAMIC_SENSORS_READING_HANDLE_LBN 0
7788 #define MC_CMD_DYNAMIC_SENSORS_READING_HANDLE_WIDTH 32
7789 /* The current value of the sensor */
7790 #define MC_CMD_DYNAMIC_SENSORS_READING_VALUE_OFST 4
7791 #define MC_CMD_DYNAMIC_SENSORS_READING_VALUE_LEN 4
7792 #define MC_CMD_DYNAMIC_SENSORS_READING_VALUE_LBN 32
7793 #define MC_CMD_DYNAMIC_SENSORS_READING_VALUE_WIDTH 32
7794 /* The sensor's condition, e.g. good, broken or removed */
7795 #define MC_CMD_DYNAMIC_SENSORS_READING_STATE_OFST 8
7796 #define MC_CMD_DYNAMIC_SENSORS_READING_STATE_LEN 4
7797 /* enum: Sensor working normally within limits */
7798 #define MC_CMD_DYNAMIC_SENSORS_READING_OK 0x0
7799 /* enum: Warning threshold breached */
7800 #define MC_CMD_DYNAMIC_SENSORS_READING_WARNING 0x1
7801 /* enum: Critical threshold breached */
7802 #define MC_CMD_DYNAMIC_SENSORS_READING_CRITICAL 0x2
7803 /* enum: Fatal threshold breached */
7804 #define MC_CMD_DYNAMIC_SENSORS_READING_FATAL 0x3
7805 /* enum: Sensor not working */
7806 #define MC_CMD_DYNAMIC_SENSORS_READING_BROKEN 0x4
7807 /* enum: Sensor working but no reading available */
7808 #define MC_CMD_DYNAMIC_SENSORS_READING_NO_READING 0x5
7809 /* enum: Sensor initialization failed */
7810 #define MC_CMD_DYNAMIC_SENSORS_READING_INIT_FAILED 0x6
7811 #define MC_CMD_DYNAMIC_SENSORS_READING_STATE_LBN 64
7812 #define MC_CMD_DYNAMIC_SENSORS_READING_STATE_WIDTH 32
7813
7814
7815 /***********************************/
7816 /* MC_CMD_DYNAMIC_SENSORS_LIST
7817  * Return a complete list of handles for sensors currently managed by the MC,
7818  * and a generation count for this version of the sensor table. On systems
7819  * advertising the DYNAMIC_SENSORS capability bit, this replaces the
7820  * MC_CMD_READ_SENSORS command. On multi-MC systems this may include sensors
7821  * added by the NMC.
7822  *
7823  * Sensor handles are persistent for the lifetime of the sensor and are used to
7824  * identify sensors in MC_CMD_DYNAMIC_SENSORS_GET_DESCRIPTIONS and
7825  * MC_CMD_DYNAMIC_SENSORS_GET_VALUES.
7826  *
7827  * The generation count is maintained by the MC, is persistent across reboots
7828  * and will be incremented each time the sensor table is modified. When the
7829  * table is modified, a CODE_DYNAMIC_SENSORS_CHANGE event will be generated
7830  * containing the new generation count. The driver should compare this against
7831  * the current generation count, and if it is different, call
7832  * MC_CMD_DYNAMIC_SENSORS_LIST again to update it's copy of the sensor table.
7833  *
7834  * The sensor count is provided to allow a future path to supporting more than
7835  * MC_CMD_DYNAMIC_SENSORS_GET_READINGS_IN_HANDLES_MAXNUM_MCDI2 sensors, i.e.
7836  * the maximum number that will fit in a single response. As this is a fairly
7837  * large number (253) it is not anticipated that this will be needed in the
7838  * near future, so can currently be ignored.
7839  *
7840  * On Riverhead this command is implemented as a a wrapper for `list` in the
7841  * sensor_query SPHINX service.
7842  */
7843 #define MC_CMD_DYNAMIC_SENSORS_LIST 0x66
7844 #undef  MC_CMD_0x66_PRIVILEGE_CTG
7845
7846 #define MC_CMD_0x66_PRIVILEGE_CTG SRIOV_CTG_GENERAL
7847
7848 /* MC_CMD_DYNAMIC_SENSORS_LIST_IN msgrequest */
7849 #define MC_CMD_DYNAMIC_SENSORS_LIST_IN_LEN 0
7850
7851 /* MC_CMD_DYNAMIC_SENSORS_LIST_OUT msgresponse */
7852 #define MC_CMD_DYNAMIC_SENSORS_LIST_OUT_LENMIN 8
7853 #define MC_CMD_DYNAMIC_SENSORS_LIST_OUT_LENMAX 252
7854 #define MC_CMD_DYNAMIC_SENSORS_LIST_OUT_LENMAX_MCDI2 1020
7855 #define MC_CMD_DYNAMIC_SENSORS_LIST_OUT_LEN(num) (8+4*(num))
7856 #define MC_CMD_DYNAMIC_SENSORS_LIST_OUT_HANDLES_NUM(len) (((len)-8)/4)
7857 /* Generation count, which will be updated each time a sensor is added to or
7858  * removed from the MC sensor table.
7859  */
7860 #define MC_CMD_DYNAMIC_SENSORS_LIST_OUT_GENERATION_OFST 0
7861 #define MC_CMD_DYNAMIC_SENSORS_LIST_OUT_GENERATION_LEN 4
7862 /* Number of sensors managed by the MC. Note that in principle, this can be
7863  * larger than the size of the HANDLES array.
7864  */
7865 #define MC_CMD_DYNAMIC_SENSORS_LIST_OUT_COUNT_OFST 4
7866 #define MC_CMD_DYNAMIC_SENSORS_LIST_OUT_COUNT_LEN 4
7867 /* Array of sensor handles */
7868 #define MC_CMD_DYNAMIC_SENSORS_LIST_OUT_HANDLES_OFST 8
7869 #define MC_CMD_DYNAMIC_SENSORS_LIST_OUT_HANDLES_LEN 4
7870 #define MC_CMD_DYNAMIC_SENSORS_LIST_OUT_HANDLES_MINNUM 0
7871 #define MC_CMD_DYNAMIC_SENSORS_LIST_OUT_HANDLES_MAXNUM 61
7872 #define MC_CMD_DYNAMIC_SENSORS_LIST_OUT_HANDLES_MAXNUM_MCDI2 253
7873
7874
7875 /***********************************/
7876 /* MC_CMD_DYNAMIC_SENSORS_GET_DESCRIPTIONS
7877  * Get descriptions for a set of sensors, specified as an array of sensor
7878  * handles as returned by MC_CMD_DYNAMIC_SENSORS_LIST
7879  *
7880  * Any handles which do not correspond to a sensor currently managed by the MC
7881  * will be dropped from from the response. This may happen when a sensor table
7882  * update is in progress, and effectively means the set of usable sensors is
7883  * the intersection between the sets of sensors known to the driver and the MC.
7884  *
7885  * On Riverhead this command is implemented as a a wrapper for
7886  * `get_descriptions` in the sensor_query SPHINX service.
7887  */
7888 #define MC_CMD_DYNAMIC_SENSORS_GET_DESCRIPTIONS 0x67
7889 #undef  MC_CMD_0x67_PRIVILEGE_CTG
7890
7891 #define MC_CMD_0x67_PRIVILEGE_CTG SRIOV_CTG_GENERAL
7892
7893 /* MC_CMD_DYNAMIC_SENSORS_GET_DESCRIPTIONS_IN msgrequest */
7894 #define MC_CMD_DYNAMIC_SENSORS_GET_DESCRIPTIONS_IN_LENMIN 0
7895 #define MC_CMD_DYNAMIC_SENSORS_GET_DESCRIPTIONS_IN_LENMAX 252
7896 #define MC_CMD_DYNAMIC_SENSORS_GET_DESCRIPTIONS_IN_LENMAX_MCDI2 1020
7897 #define MC_CMD_DYNAMIC_SENSORS_GET_DESCRIPTIONS_IN_LEN(num) (0+4*(num))
7898 #define MC_CMD_DYNAMIC_SENSORS_GET_DESCRIPTIONS_IN_HANDLES_NUM(len) (((len)-0)/4)
7899 /* Array of sensor handles */
7900 #define MC_CMD_DYNAMIC_SENSORS_GET_DESCRIPTIONS_IN_HANDLES_OFST 0
7901 #define MC_CMD_DYNAMIC_SENSORS_GET_DESCRIPTIONS_IN_HANDLES_LEN 4
7902 #define MC_CMD_DYNAMIC_SENSORS_GET_DESCRIPTIONS_IN_HANDLES_MINNUM 0
7903 #define MC_CMD_DYNAMIC_SENSORS_GET_DESCRIPTIONS_IN_HANDLES_MAXNUM 63
7904 #define MC_CMD_DYNAMIC_SENSORS_GET_DESCRIPTIONS_IN_HANDLES_MAXNUM_MCDI2 255
7905
7906 /* MC_CMD_DYNAMIC_SENSORS_GET_DESCRIPTIONS_OUT msgresponse */
7907 #define MC_CMD_DYNAMIC_SENSORS_GET_DESCRIPTIONS_OUT_LENMIN 0
7908 #define MC_CMD_DYNAMIC_SENSORS_GET_DESCRIPTIONS_OUT_LENMAX 192
7909 #define MC_CMD_DYNAMIC_SENSORS_GET_DESCRIPTIONS_OUT_LENMAX_MCDI2 960
7910 #define MC_CMD_DYNAMIC_SENSORS_GET_DESCRIPTIONS_OUT_LEN(num) (0+64*(num))
7911 #define MC_CMD_DYNAMIC_SENSORS_GET_DESCRIPTIONS_OUT_SENSORS_NUM(len) (((len)-0)/64)
7912 /* Array of MC_CMD_DYNAMIC_SENSORS_DESCRIPTION structures */
7913 #define MC_CMD_DYNAMIC_SENSORS_GET_DESCRIPTIONS_OUT_SENSORS_OFST 0
7914 #define MC_CMD_DYNAMIC_SENSORS_GET_DESCRIPTIONS_OUT_SENSORS_LEN 64
7915 #define MC_CMD_DYNAMIC_SENSORS_GET_DESCRIPTIONS_OUT_SENSORS_MINNUM 0
7916 #define MC_CMD_DYNAMIC_SENSORS_GET_DESCRIPTIONS_OUT_SENSORS_MAXNUM 3
7917 #define MC_CMD_DYNAMIC_SENSORS_GET_DESCRIPTIONS_OUT_SENSORS_MAXNUM_MCDI2 15
7918
7919
7920 /***********************************/
7921 /* MC_CMD_DYNAMIC_SENSORS_GET_READINGS
7922  * Read the state and value for a set of sensors, specified as an array of
7923  * sensor handles as returned by MC_CMD_DYNAMIC_SENSORS_LIST.
7924  *
7925  * In the case of a broken sensor, then the state of the response's
7926  * MC_CMD_DYNAMIC_SENSORS_VALUE entry will be set to BROKEN, and any value
7927  * provided should be treated as erroneous.
7928  *
7929  * Any handles which do not correspond to a sensor currently managed by the MC
7930  * will be dropped from from the response. This may happen when a sensor table
7931  * update is in progress, and effectively means the set of usable sensors is
7932  * the intersection between the sets of sensors known to the driver and the MC.
7933  *
7934  * On Riverhead this command is implemented as a a wrapper for `get_readings`
7935  * in the sensor_query SPHINX service.
7936  */
7937 #define MC_CMD_DYNAMIC_SENSORS_GET_READINGS 0x68
7938 #undef  MC_CMD_0x68_PRIVILEGE_CTG
7939
7940 #define MC_CMD_0x68_PRIVILEGE_CTG SRIOV_CTG_GENERAL
7941
7942 /* MC_CMD_DYNAMIC_SENSORS_GET_READINGS_IN msgrequest */
7943 #define MC_CMD_DYNAMIC_SENSORS_GET_READINGS_IN_LENMIN 0
7944 #define MC_CMD_DYNAMIC_SENSORS_GET_READINGS_IN_LENMAX 252
7945 #define MC_CMD_DYNAMIC_SENSORS_GET_READINGS_IN_LENMAX_MCDI2 1020
7946 #define MC_CMD_DYNAMIC_SENSORS_GET_READINGS_IN_LEN(num) (0+4*(num))
7947 #define MC_CMD_DYNAMIC_SENSORS_GET_READINGS_IN_HANDLES_NUM(len) (((len)-0)/4)
7948 /* Array of sensor handles */
7949 #define MC_CMD_DYNAMIC_SENSORS_GET_READINGS_IN_HANDLES_OFST 0
7950 #define MC_CMD_DYNAMIC_SENSORS_GET_READINGS_IN_HANDLES_LEN 4
7951 #define MC_CMD_DYNAMIC_SENSORS_GET_READINGS_IN_HANDLES_MINNUM 0
7952 #define MC_CMD_DYNAMIC_SENSORS_GET_READINGS_IN_HANDLES_MAXNUM 63
7953 #define MC_CMD_DYNAMIC_SENSORS_GET_READINGS_IN_HANDLES_MAXNUM_MCDI2 255
7954
7955 /* MC_CMD_DYNAMIC_SENSORS_GET_READINGS_OUT msgresponse */
7956 #define MC_CMD_DYNAMIC_SENSORS_GET_READINGS_OUT_LENMIN 0
7957 #define MC_CMD_DYNAMIC_SENSORS_GET_READINGS_OUT_LENMAX 252
7958 #define MC_CMD_DYNAMIC_SENSORS_GET_READINGS_OUT_LENMAX_MCDI2 1020
7959 #define MC_CMD_DYNAMIC_SENSORS_GET_READINGS_OUT_LEN(num) (0+12*(num))
7960 #define MC_CMD_DYNAMIC_SENSORS_GET_READINGS_OUT_VALUES_NUM(len) (((len)-0)/12)
7961 /* Array of MC_CMD_DYNAMIC_SENSORS_READING structures */
7962 #define MC_CMD_DYNAMIC_SENSORS_GET_READINGS_OUT_VALUES_OFST 0
7963 #define MC_CMD_DYNAMIC_SENSORS_GET_READINGS_OUT_VALUES_LEN 12
7964 #define MC_CMD_DYNAMIC_SENSORS_GET_READINGS_OUT_VALUES_MINNUM 0
7965 #define MC_CMD_DYNAMIC_SENSORS_GET_READINGS_OUT_VALUES_MAXNUM 21
7966 #define MC_CMD_DYNAMIC_SENSORS_GET_READINGS_OUT_VALUES_MAXNUM_MCDI2 85
7967
7968
7969 /***********************************/
7970 /* MC_CMD_EVENT_CTRL
7971  * Configure which categories of unsolicited events the driver expects to
7972  * receive (Riverhead).
7973  */
7974 #define MC_CMD_EVENT_CTRL 0x69
7975 #undef  MC_CMD_0x69_PRIVILEGE_CTG
7976
7977 #define MC_CMD_0x69_PRIVILEGE_CTG SRIOV_CTG_GENERAL
7978
7979 /* MC_CMD_EVENT_CTRL_IN msgrequest */
7980 #define MC_CMD_EVENT_CTRL_IN_LENMIN 0
7981 #define MC_CMD_EVENT_CTRL_IN_LENMAX 252
7982 #define MC_CMD_EVENT_CTRL_IN_LENMAX_MCDI2 1020
7983 #define MC_CMD_EVENT_CTRL_IN_LEN(num) (0+4*(num))
7984 #define MC_CMD_EVENT_CTRL_IN_EVENT_TYPE_NUM(len) (((len)-0)/4)
7985 /* Array of event categories for which the driver wishes to receive events. */
7986 #define MC_CMD_EVENT_CTRL_IN_EVENT_TYPE_OFST 0
7987 #define MC_CMD_EVENT_CTRL_IN_EVENT_TYPE_LEN 4
7988 #define MC_CMD_EVENT_CTRL_IN_EVENT_TYPE_MINNUM 0
7989 #define MC_CMD_EVENT_CTRL_IN_EVENT_TYPE_MAXNUM 63
7990 #define MC_CMD_EVENT_CTRL_IN_EVENT_TYPE_MAXNUM_MCDI2 255
7991 /* enum: Driver wishes to receive LINKCHANGE events. */
7992 #define MC_CMD_EVENT_CTRL_IN_MCDI_EVENT_CODE_LINKCHANGE 0x0
7993 /* enum: Driver wishes to receive SENSOR_CHANGE and SENSOR_STATE_CHANGE events.
7994  */
7995 #define MC_CMD_EVENT_CTRL_IN_MCDI_EVENT_CODE_SENSOREVT 0x1
7996 /* enum: Driver wishes to receive receive errors. */
7997 #define MC_CMD_EVENT_CTRL_IN_MCDI_EVENT_CODE_RX_ERR 0x2
7998 /* enum: Driver wishes to receive transmit errors. */
7999 #define MC_CMD_EVENT_CTRL_IN_MCDI_EVENT_CODE_TX_ERR 0x3
8000 /* enum: Driver wishes to receive firmware alerts. */
8001 #define MC_CMD_EVENT_CTRL_IN_MCDI_EVENT_CODE_FWALERT 0x4
8002 /* enum: Driver wishes to receive reboot events. */
8003 #define MC_CMD_EVENT_CTRL_IN_MCDI_EVENT_CODE_MC_REBOOT 0x5
8004
8005 /* MC_CMD_EVENT_CTRL_OUT msgrequest */
8006 #define MC_CMD_EVENT_CTRL_OUT_LEN 0
8007
8008 /* EVB_PORT_ID structuredef */
8009 #define EVB_PORT_ID_LEN 4
8010 #define EVB_PORT_ID_PORT_ID_OFST 0
8011 #define EVB_PORT_ID_PORT_ID_LEN 4
8012 /* enum: An invalid port handle. */
8013 #define EVB_PORT_ID_NULL 0x0
8014 /* enum: The port assigned to this function.. */
8015 #define EVB_PORT_ID_ASSIGNED 0x1000000
8016 /* enum: External network port 0 */
8017 #define EVB_PORT_ID_MAC0 0x2000000
8018 /* enum: External network port 1 */
8019 #define EVB_PORT_ID_MAC1 0x2000001
8020 /* enum: External network port 2 */
8021 #define EVB_PORT_ID_MAC2 0x2000002
8022 /* enum: External network port 3 */
8023 #define EVB_PORT_ID_MAC3 0x2000003
8024 #define EVB_PORT_ID_PORT_ID_LBN 0
8025 #define EVB_PORT_ID_PORT_ID_WIDTH 32
8026
8027 /* EVB_VLAN_TAG structuredef */
8028 #define EVB_VLAN_TAG_LEN 2
8029 /* The VLAN tag value */
8030 #define EVB_VLAN_TAG_VLAN_ID_LBN 0
8031 #define EVB_VLAN_TAG_VLAN_ID_WIDTH 12
8032 #define EVB_VLAN_TAG_MODE_LBN 12
8033 #define EVB_VLAN_TAG_MODE_WIDTH 4
8034 /* enum: Insert the VLAN. */
8035 #define EVB_VLAN_TAG_INSERT 0x0
8036 /* enum: Replace the VLAN if already present. */
8037 #define EVB_VLAN_TAG_REPLACE 0x1
8038
8039 /* BUFTBL_ENTRY structuredef */
8040 #define BUFTBL_ENTRY_LEN 12
8041 /* the owner ID */
8042 #define BUFTBL_ENTRY_OID_OFST 0
8043 #define BUFTBL_ENTRY_OID_LEN 2
8044 #define BUFTBL_ENTRY_OID_LBN 0
8045 #define BUFTBL_ENTRY_OID_WIDTH 16
8046 /* the page parameter as one of ESE_DZ_SMC_PAGE_SIZE_ */
8047 #define BUFTBL_ENTRY_PGSZ_OFST 2
8048 #define BUFTBL_ENTRY_PGSZ_LEN 2
8049 #define BUFTBL_ENTRY_PGSZ_LBN 16
8050 #define BUFTBL_ENTRY_PGSZ_WIDTH 16
8051 /* the raw 64-bit address field from the SMC, not adjusted for page size */
8052 #define BUFTBL_ENTRY_RAWADDR_OFST 4
8053 #define BUFTBL_ENTRY_RAWADDR_LEN 8
8054 #define BUFTBL_ENTRY_RAWADDR_LO_OFST 4
8055 #define BUFTBL_ENTRY_RAWADDR_HI_OFST 8
8056 #define BUFTBL_ENTRY_RAWADDR_LBN 32
8057 #define BUFTBL_ENTRY_RAWADDR_WIDTH 64
8058
8059 /* NVRAM_PARTITION_TYPE structuredef */
8060 #define NVRAM_PARTITION_TYPE_LEN 2
8061 #define NVRAM_PARTITION_TYPE_ID_OFST 0
8062 #define NVRAM_PARTITION_TYPE_ID_LEN 2
8063 /* enum: Primary MC firmware partition */
8064 #define NVRAM_PARTITION_TYPE_MC_FIRMWARE 0x100
8065 /* enum: Secondary MC firmware partition */
8066 #define NVRAM_PARTITION_TYPE_MC_FIRMWARE_BACKUP 0x200
8067 /* enum: Expansion ROM partition */
8068 #define NVRAM_PARTITION_TYPE_EXPANSION_ROM 0x300
8069 /* enum: Static configuration TLV partition */
8070 #define NVRAM_PARTITION_TYPE_STATIC_CONFIG 0x400
8071 /* enum: Dynamic configuration TLV partition */
8072 #define NVRAM_PARTITION_TYPE_DYNAMIC_CONFIG 0x500
8073 /* enum: Expansion ROM configuration data for port 0 */
8074 #define NVRAM_PARTITION_TYPE_EXPROM_CONFIG_PORT0 0x600
8075 /* enum: Synonym for EXPROM_CONFIG_PORT0 as used in pmap files */
8076 #define NVRAM_PARTITION_TYPE_EXPROM_CONFIG 0x600
8077 /* enum: Expansion ROM configuration data for port 1 */
8078 #define NVRAM_PARTITION_TYPE_EXPROM_CONFIG_PORT1 0x601
8079 /* enum: Expansion ROM configuration data for port 2 */
8080 #define NVRAM_PARTITION_TYPE_EXPROM_CONFIG_PORT2 0x602
8081 /* enum: Expansion ROM configuration data for port 3 */
8082 #define NVRAM_PARTITION_TYPE_EXPROM_CONFIG_PORT3 0x603
8083 /* enum: Non-volatile log output partition */
8084 #define NVRAM_PARTITION_TYPE_LOG 0x700
8085 /* enum: Non-volatile log output of second core on dual-core device */
8086 #define NVRAM_PARTITION_TYPE_LOG_SLAVE 0x701
8087 /* enum: Device state dump output partition */
8088 #define NVRAM_PARTITION_TYPE_DUMP 0x800
8089 /* enum: Application license key storage partition */
8090 #define NVRAM_PARTITION_TYPE_LICENSE 0x900
8091 /* enum: Start of range used for PHY partitions (low 8 bits are the PHY ID) */
8092 #define NVRAM_PARTITION_TYPE_PHY_MIN 0xa00
8093 /* enum: End of range used for PHY partitions (low 8 bits are the PHY ID) */
8094 #define NVRAM_PARTITION_TYPE_PHY_MAX 0xaff
8095 /* enum: Primary FPGA partition */
8096 #define NVRAM_PARTITION_TYPE_FPGA 0xb00
8097 /* enum: Secondary FPGA partition */
8098 #define NVRAM_PARTITION_TYPE_FPGA_BACKUP 0xb01
8099 /* enum: FC firmware partition */
8100 #define NVRAM_PARTITION_TYPE_FC_FIRMWARE 0xb02
8101 /* enum: FC License partition */
8102 #define NVRAM_PARTITION_TYPE_FC_LICENSE 0xb03
8103 /* enum: Non-volatile log output partition for FC */
8104 #define NVRAM_PARTITION_TYPE_FC_LOG 0xb04
8105 /* enum: MUM firmware partition */
8106 #define NVRAM_PARTITION_TYPE_MUM_FIRMWARE 0xc00
8107 /* enum: SUC firmware partition (this is intentionally an alias of
8108  * MUM_FIRMWARE)
8109  */
8110 #define NVRAM_PARTITION_TYPE_SUC_FIRMWARE 0xc00
8111 /* enum: MUM Non-volatile log output partition. */
8112 #define NVRAM_PARTITION_TYPE_MUM_LOG 0xc01
8113 /* enum: MUM Application table partition. */
8114 #define NVRAM_PARTITION_TYPE_MUM_APPTABLE 0xc02
8115 /* enum: MUM boot rom partition. */
8116 #define NVRAM_PARTITION_TYPE_MUM_BOOT_ROM 0xc03
8117 /* enum: MUM production signatures & calibration rom partition. */
8118 #define NVRAM_PARTITION_TYPE_MUM_PROD_ROM 0xc04
8119 /* enum: MUM user signatures & calibration rom partition. */
8120 #define NVRAM_PARTITION_TYPE_MUM_USER_ROM 0xc05
8121 /* enum: MUM fuses and lockbits partition. */
8122 #define NVRAM_PARTITION_TYPE_MUM_FUSELOCK 0xc06
8123 /* enum: UEFI expansion ROM if separate from PXE */
8124 #define NVRAM_PARTITION_TYPE_EXPANSION_UEFI 0xd00
8125 /* enum: Used by the expansion ROM for logging */
8126 #define NVRAM_PARTITION_TYPE_PXE_LOG 0x1000
8127 /* enum: Used for XIP code of shmbooted images */
8128 #define NVRAM_PARTITION_TYPE_XIP_SCRATCH 0x1100
8129 /* enum: Spare partition 2 */
8130 #define NVRAM_PARTITION_TYPE_SPARE_2 0x1200
8131 /* enum: Manufacturing partition. Used during manufacture to pass information
8132  * between XJTAG and Manftest.
8133  */
8134 #define NVRAM_PARTITION_TYPE_MANUFACTURING 0x1300
8135 /* enum: Spare partition 4 */
8136 #define NVRAM_PARTITION_TYPE_SPARE_4 0x1400
8137 /* enum: Spare partition 5 */
8138 #define NVRAM_PARTITION_TYPE_SPARE_5 0x1500
8139 /* enum: Partition for reporting MC status. See mc_flash_layout.h
8140  * medford_mc_status_hdr_t for layout on Medford.
8141  */
8142 #define NVRAM_PARTITION_TYPE_STATUS 0x1600
8143 /* enum: Spare partition 13 */
8144 #define NVRAM_PARTITION_TYPE_SPARE_13 0x1700
8145 /* enum: Spare partition 14 */
8146 #define NVRAM_PARTITION_TYPE_SPARE_14 0x1800
8147 /* enum: Spare partition 15 */
8148 #define NVRAM_PARTITION_TYPE_SPARE_15 0x1900
8149 /* enum: Spare partition 16 */
8150 #define NVRAM_PARTITION_TYPE_SPARE_16 0x1a00
8151 /* enum: Factory defaults for dynamic configuration */
8152 #define NVRAM_PARTITION_TYPE_DYNCONFIG_DEFAULTS 0x1b00
8153 /* enum: Factory defaults for expansion ROM configuration */
8154 #define NVRAM_PARTITION_TYPE_ROMCONFIG_DEFAULTS 0x1c00
8155 /* enum: Field Replaceable Unit inventory information for use on IPMI
8156  * platforms. See SF-119124-PS. The STATIC_CONFIG partition may contain a
8157  * subset of the information stored in this partition.
8158  */
8159 #define NVRAM_PARTITION_TYPE_FRU_INFORMATION 0x1d00
8160 /* enum: Bundle image partition */
8161 #define NVRAM_PARTITION_TYPE_BUNDLE 0x1e00
8162 /* enum: Bundle metadata partition that holds additional information related to
8163  * a bundle update in TLV format
8164  */
8165 #define NVRAM_PARTITION_TYPE_BUNDLE_METADATA 0x1e01
8166 /* enum: Bundle update non-volatile log output partition */
8167 #define NVRAM_PARTITION_TYPE_BUNDLE_LOG 0x1e02
8168 /* enum: Partition for Solarflare gPXE bootrom installed via Bundle update. */
8169 #define NVRAM_PARTITION_TYPE_EXPANSION_ROM_INTERNAL 0x1e03
8170 /* enum: Start of reserved value range (firmware may use for any purpose) */
8171 #define NVRAM_PARTITION_TYPE_RESERVED_VALUES_MIN 0xff00
8172 /* enum: End of reserved value range (firmware may use for any purpose) */
8173 #define NVRAM_PARTITION_TYPE_RESERVED_VALUES_MAX 0xfffd
8174 /* enum: Recovery partition map (provided if real map is missing or corrupt) */
8175 #define NVRAM_PARTITION_TYPE_RECOVERY_MAP 0xfffe
8176 /* enum: Partition map (real map as stored in flash) */
8177 #define NVRAM_PARTITION_TYPE_PARTITION_MAP 0xffff
8178 #define NVRAM_PARTITION_TYPE_ID_LBN 0
8179 #define NVRAM_PARTITION_TYPE_ID_WIDTH 16
8180
8181 /* LICENSED_APP_ID structuredef */
8182 #define LICENSED_APP_ID_LEN 4
8183 #define LICENSED_APP_ID_ID_OFST 0
8184 #define LICENSED_APP_ID_ID_LEN 4
8185 /* enum: OpenOnload */
8186 #define LICENSED_APP_ID_ONLOAD 0x1
8187 /* enum: PTP timestamping */
8188 #define LICENSED_APP_ID_PTP 0x2
8189 /* enum: SolarCapture Pro */
8190 #define LICENSED_APP_ID_SOLARCAPTURE_PRO 0x4
8191 /* enum: SolarSecure filter engine */
8192 #define LICENSED_APP_ID_SOLARSECURE 0x8
8193 /* enum: Performance monitor */
8194 #define LICENSED_APP_ID_PERF_MONITOR 0x10
8195 /* enum: SolarCapture Live */
8196 #define LICENSED_APP_ID_SOLARCAPTURE_LIVE 0x20
8197 /* enum: Capture SolarSystem */
8198 #define LICENSED_APP_ID_CAPTURE_SOLARSYSTEM 0x40
8199 /* enum: Network Access Control */
8200 #define LICENSED_APP_ID_NETWORK_ACCESS_CONTROL 0x80
8201 /* enum: TCP Direct */
8202 #define LICENSED_APP_ID_TCP_DIRECT 0x100
8203 /* enum: Low Latency */
8204 #define LICENSED_APP_ID_LOW_LATENCY 0x200
8205 /* enum: SolarCapture Tap */
8206 #define LICENSED_APP_ID_SOLARCAPTURE_TAP 0x400
8207 /* enum: Capture SolarSystem 40G */
8208 #define LICENSED_APP_ID_CAPTURE_SOLARSYSTEM_40G 0x800
8209 /* enum: Capture SolarSystem 1G */
8210 #define LICENSED_APP_ID_CAPTURE_SOLARSYSTEM_1G 0x1000
8211 /* enum: ScaleOut Onload */
8212 #define LICENSED_APP_ID_SCALEOUT_ONLOAD 0x2000
8213 /* enum: SCS Network Analytics Dashboard */
8214 #define LICENSED_APP_ID_DSHBRD 0x4000
8215 /* enum: SolarCapture Trading Analytics */
8216 #define LICENSED_APP_ID_SCATRD 0x8000
8217 #define LICENSED_APP_ID_ID_LBN 0
8218 #define LICENSED_APP_ID_ID_WIDTH 32
8219
8220 /* LICENSED_FEATURES structuredef */
8221 #define LICENSED_FEATURES_LEN 8
8222 /* Bitmask of licensed firmware features */
8223 #define LICENSED_FEATURES_MASK_OFST 0
8224 #define LICENSED_FEATURES_MASK_LEN 8
8225 #define LICENSED_FEATURES_MASK_LO_OFST 0
8226 #define LICENSED_FEATURES_MASK_HI_OFST 4
8227 #define LICENSED_FEATURES_RX_CUT_THROUGH_OFST 0
8228 #define LICENSED_FEATURES_RX_CUT_THROUGH_LBN 0
8229 #define LICENSED_FEATURES_RX_CUT_THROUGH_WIDTH 1
8230 #define LICENSED_FEATURES_PIO_OFST 0
8231 #define LICENSED_FEATURES_PIO_LBN 1
8232 #define LICENSED_FEATURES_PIO_WIDTH 1
8233 #define LICENSED_FEATURES_EVQ_TIMER_OFST 0
8234 #define LICENSED_FEATURES_EVQ_TIMER_LBN 2
8235 #define LICENSED_FEATURES_EVQ_TIMER_WIDTH 1
8236 #define LICENSED_FEATURES_CLOCK_OFST 0
8237 #define LICENSED_FEATURES_CLOCK_LBN 3
8238 #define LICENSED_FEATURES_CLOCK_WIDTH 1
8239 #define LICENSED_FEATURES_RX_TIMESTAMPS_OFST 0
8240 #define LICENSED_FEATURES_RX_TIMESTAMPS_LBN 4
8241 #define LICENSED_FEATURES_RX_TIMESTAMPS_WIDTH 1
8242 #define LICENSED_FEATURES_TX_TIMESTAMPS_OFST 0
8243 #define LICENSED_FEATURES_TX_TIMESTAMPS_LBN 5
8244 #define LICENSED_FEATURES_TX_TIMESTAMPS_WIDTH 1
8245 #define LICENSED_FEATURES_RX_SNIFF_OFST 0
8246 #define LICENSED_FEATURES_RX_SNIFF_LBN 6
8247 #define LICENSED_FEATURES_RX_SNIFF_WIDTH 1
8248 #define LICENSED_FEATURES_TX_SNIFF_OFST 0
8249 #define LICENSED_FEATURES_TX_SNIFF_LBN 7
8250 #define LICENSED_FEATURES_TX_SNIFF_WIDTH 1
8251 #define LICENSED_FEATURES_PROXY_FILTER_OPS_OFST 0
8252 #define LICENSED_FEATURES_PROXY_FILTER_OPS_LBN 8
8253 #define LICENSED_FEATURES_PROXY_FILTER_OPS_WIDTH 1
8254 #define LICENSED_FEATURES_EVENT_CUT_THROUGH_OFST 0
8255 #define LICENSED_FEATURES_EVENT_CUT_THROUGH_LBN 9
8256 #define LICENSED_FEATURES_EVENT_CUT_THROUGH_WIDTH 1
8257 #define LICENSED_FEATURES_MASK_LBN 0
8258 #define LICENSED_FEATURES_MASK_WIDTH 64
8259
8260 /* LICENSED_V3_APPS structuredef */
8261 #define LICENSED_V3_APPS_LEN 8
8262 /* Bitmask of licensed applications */
8263 #define LICENSED_V3_APPS_MASK_OFST 0
8264 #define LICENSED_V3_APPS_MASK_LEN 8
8265 #define LICENSED_V3_APPS_MASK_LO_OFST 0
8266 #define LICENSED_V3_APPS_MASK_HI_OFST 4
8267 #define LICENSED_V3_APPS_ONLOAD_OFST 0
8268 #define LICENSED_V3_APPS_ONLOAD_LBN 0
8269 #define LICENSED_V3_APPS_ONLOAD_WIDTH 1
8270 #define LICENSED_V3_APPS_PTP_OFST 0
8271 #define LICENSED_V3_APPS_PTP_LBN 1
8272 #define LICENSED_V3_APPS_PTP_WIDTH 1
8273 #define LICENSED_V3_APPS_SOLARCAPTURE_PRO_OFST 0
8274 #define LICENSED_V3_APPS_SOLARCAPTURE_PRO_LBN 2
8275 #define LICENSED_V3_APPS_SOLARCAPTURE_PRO_WIDTH 1
8276 #define LICENSED_V3_APPS_SOLARSECURE_OFST 0
8277 #define LICENSED_V3_APPS_SOLARSECURE_LBN 3
8278 #define LICENSED_V3_APPS_SOLARSECURE_WIDTH 1
8279 #define LICENSED_V3_APPS_PERF_MONITOR_OFST 0
8280 #define LICENSED_V3_APPS_PERF_MONITOR_LBN 4
8281 #define LICENSED_V3_APPS_PERF_MONITOR_WIDTH 1
8282 #define LICENSED_V3_APPS_SOLARCAPTURE_LIVE_OFST 0
8283 #define LICENSED_V3_APPS_SOLARCAPTURE_LIVE_LBN 5
8284 #define LICENSED_V3_APPS_SOLARCAPTURE_LIVE_WIDTH 1
8285 #define LICENSED_V3_APPS_CAPTURE_SOLARSYSTEM_OFST 0
8286 #define LICENSED_V3_APPS_CAPTURE_SOLARSYSTEM_LBN 6
8287 #define LICENSED_V3_APPS_CAPTURE_SOLARSYSTEM_WIDTH 1
8288 #define LICENSED_V3_APPS_NETWORK_ACCESS_CONTROL_OFST 0
8289 #define LICENSED_V3_APPS_NETWORK_ACCESS_CONTROL_LBN 7
8290 #define LICENSED_V3_APPS_NETWORK_ACCESS_CONTROL_WIDTH 1
8291 #define LICENSED_V3_APPS_TCP_DIRECT_OFST 0
8292 #define LICENSED_V3_APPS_TCP_DIRECT_LBN 8
8293 #define LICENSED_V3_APPS_TCP_DIRECT_WIDTH 1
8294 #define LICENSED_V3_APPS_LOW_LATENCY_OFST 0
8295 #define LICENSED_V3_APPS_LOW_LATENCY_LBN 9
8296 #define LICENSED_V3_APPS_LOW_LATENCY_WIDTH 1
8297 #define LICENSED_V3_APPS_SOLARCAPTURE_TAP_OFST 0
8298 #define LICENSED_V3_APPS_SOLARCAPTURE_TAP_LBN 10
8299 #define LICENSED_V3_APPS_SOLARCAPTURE_TAP_WIDTH 1
8300 #define LICENSED_V3_APPS_CAPTURE_SOLARSYSTEM_40G_OFST 0
8301 #define LICENSED_V3_APPS_CAPTURE_SOLARSYSTEM_40G_LBN 11
8302 #define LICENSED_V3_APPS_CAPTURE_SOLARSYSTEM_40G_WIDTH 1
8303 #define LICENSED_V3_APPS_CAPTURE_SOLARSYSTEM_1G_OFST 0
8304 #define LICENSED_V3_APPS_CAPTURE_SOLARSYSTEM_1G_LBN 12
8305 #define LICENSED_V3_APPS_CAPTURE_SOLARSYSTEM_1G_WIDTH 1
8306 #define LICENSED_V3_APPS_SCALEOUT_ONLOAD_OFST 0
8307 #define LICENSED_V3_APPS_SCALEOUT_ONLOAD_LBN 13
8308 #define LICENSED_V3_APPS_SCALEOUT_ONLOAD_WIDTH 1
8309 #define LICENSED_V3_APPS_DSHBRD_OFST 0
8310 #define LICENSED_V3_APPS_DSHBRD_LBN 14
8311 #define LICENSED_V3_APPS_DSHBRD_WIDTH 1
8312 #define LICENSED_V3_APPS_SCATRD_OFST 0
8313 #define LICENSED_V3_APPS_SCATRD_LBN 15
8314 #define LICENSED_V3_APPS_SCATRD_WIDTH 1
8315 #define LICENSED_V3_APPS_MASK_LBN 0
8316 #define LICENSED_V3_APPS_MASK_WIDTH 64
8317
8318 /* LICENSED_V3_FEATURES structuredef */
8319 #define LICENSED_V3_FEATURES_LEN 8
8320 /* Bitmask of licensed firmware features */
8321 #define LICENSED_V3_FEATURES_MASK_OFST 0
8322 #define LICENSED_V3_FEATURES_MASK_LEN 8
8323 #define LICENSED_V3_FEATURES_MASK_LO_OFST 0
8324 #define LICENSED_V3_FEATURES_MASK_HI_OFST 4
8325 #define LICENSED_V3_FEATURES_RX_CUT_THROUGH_OFST 0
8326 #define LICENSED_V3_FEATURES_RX_CUT_THROUGH_LBN 0
8327 #define LICENSED_V3_FEATURES_RX_CUT_THROUGH_WIDTH 1
8328 #define LICENSED_V3_FEATURES_PIO_OFST 0
8329 #define LICENSED_V3_FEATURES_PIO_LBN 1
8330 #define LICENSED_V3_FEATURES_PIO_WIDTH 1
8331 #define LICENSED_V3_FEATURES_EVQ_TIMER_OFST 0
8332 #define LICENSED_V3_FEATURES_EVQ_TIMER_LBN 2
8333 #define LICENSED_V3_FEATURES_EVQ_TIMER_WIDTH 1
8334 #define LICENSED_V3_FEATURES_CLOCK_OFST 0
8335 #define LICENSED_V3_FEATURES_CLOCK_LBN 3
8336 #define LICENSED_V3_FEATURES_CLOCK_WIDTH 1
8337 #define LICENSED_V3_FEATURES_RX_TIMESTAMPS_OFST 0
8338 #define LICENSED_V3_FEATURES_RX_TIMESTAMPS_LBN 4
8339 #define LICENSED_V3_FEATURES_RX_TIMESTAMPS_WIDTH 1
8340 #define LICENSED_V3_FEATURES_TX_TIMESTAMPS_OFST 0
8341 #define LICENSED_V3_FEATURES_TX_TIMESTAMPS_LBN 5
8342 #define LICENSED_V3_FEATURES_TX_TIMESTAMPS_WIDTH 1
8343 #define LICENSED_V3_FEATURES_RX_SNIFF_OFST 0
8344 #define LICENSED_V3_FEATURES_RX_SNIFF_LBN 6
8345 #define LICENSED_V3_FEATURES_RX_SNIFF_WIDTH 1
8346 #define LICENSED_V3_FEATURES_TX_SNIFF_OFST 0
8347 #define LICENSED_V3_FEATURES_TX_SNIFF_LBN 7
8348 #define LICENSED_V3_FEATURES_TX_SNIFF_WIDTH 1
8349 #define LICENSED_V3_FEATURES_PROXY_FILTER_OPS_OFST 0
8350 #define LICENSED_V3_FEATURES_PROXY_FILTER_OPS_LBN 8
8351 #define LICENSED_V3_FEATURES_PROXY_FILTER_OPS_WIDTH 1
8352 #define LICENSED_V3_FEATURES_EVENT_CUT_THROUGH_OFST 0
8353 #define LICENSED_V3_FEATURES_EVENT_CUT_THROUGH_LBN 9
8354 #define LICENSED_V3_FEATURES_EVENT_CUT_THROUGH_WIDTH 1
8355 #define LICENSED_V3_FEATURES_MASK_LBN 0
8356 #define LICENSED_V3_FEATURES_MASK_WIDTH 64
8357
8358 /* TX_TIMESTAMP_EVENT structuredef */
8359 #define TX_TIMESTAMP_EVENT_LEN 6
8360 /* lower 16 bits of timestamp data */
8361 #define TX_TIMESTAMP_EVENT_TSTAMP_DATA_LO_OFST 0
8362 #define TX_TIMESTAMP_EVENT_TSTAMP_DATA_LO_LEN 2
8363 #define TX_TIMESTAMP_EVENT_TSTAMP_DATA_LO_LBN 0
8364 #define TX_TIMESTAMP_EVENT_TSTAMP_DATA_LO_WIDTH 16
8365 /* Type of TX event, ordinary TX completion, low or high part of TX timestamp
8366  */
8367 #define TX_TIMESTAMP_EVENT_TX_EV_TYPE_OFST 3
8368 #define TX_TIMESTAMP_EVENT_TX_EV_TYPE_LEN 1
8369 /* enum: This is a TX completion event, not a timestamp */
8370 #define TX_TIMESTAMP_EVENT_TX_EV_COMPLETION 0x0
8371 /* enum: This is a TX completion event for a CTPIO transmit. The event format
8372  * is the same as for TX_EV_COMPLETION.
8373  */
8374 #define TX_TIMESTAMP_EVENT_TX_EV_CTPIO_COMPLETION 0x11
8375 /* enum: This is the low part of a TX timestamp for a CTPIO transmission. The
8376  * event format is the same as for TX_EV_TSTAMP_LO
8377  */
8378 #define TX_TIMESTAMP_EVENT_TX_EV_CTPIO_TS_LO 0x12
8379 /* enum: This is the high part of a TX timestamp for a CTPIO transmission. The
8380  * event format is the same as for TX_EV_TSTAMP_HI
8381  */
8382 #define TX_TIMESTAMP_EVENT_TX_EV_CTPIO_TS_HI 0x13
8383 /* enum: This is the low part of a TX timestamp event */
8384 #define TX_TIMESTAMP_EVENT_TX_EV_TSTAMP_LO 0x51
8385 /* enum: This is the high part of a TX timestamp event */
8386 #define TX_TIMESTAMP_EVENT_TX_EV_TSTAMP_HI 0x52
8387 #define TX_TIMESTAMP_EVENT_TX_EV_TYPE_LBN 24
8388 #define TX_TIMESTAMP_EVENT_TX_EV_TYPE_WIDTH 8
8389 /* upper 16 bits of timestamp data */
8390 #define TX_TIMESTAMP_EVENT_TSTAMP_DATA_HI_OFST 4
8391 #define TX_TIMESTAMP_EVENT_TSTAMP_DATA_HI_LEN 2
8392 #define TX_TIMESTAMP_EVENT_TSTAMP_DATA_HI_LBN 32
8393 #define TX_TIMESTAMP_EVENT_TSTAMP_DATA_HI_WIDTH 16
8394
8395 /* RSS_MODE structuredef */
8396 #define RSS_MODE_LEN 1
8397 /* The RSS mode for a particular packet type is a value from 0 - 15 which can
8398  * be considered as 4 bits selecting which fields are included in the hash. (A
8399  * value 0 effectively disables RSS spreading for the packet type.) The YAML
8400  * generation tools require this structure to be a whole number of bytes wide,
8401  * but only 4 bits are relevant.
8402  */
8403 #define RSS_MODE_HASH_SELECTOR_OFST 0
8404 #define RSS_MODE_HASH_SELECTOR_LEN 1
8405 #define RSS_MODE_HASH_SRC_ADDR_OFST 0
8406 #define RSS_MODE_HASH_SRC_ADDR_LBN 0
8407 #define RSS_MODE_HASH_SRC_ADDR_WIDTH 1
8408 #define RSS_MODE_HASH_DST_ADDR_OFST 0
8409 #define RSS_MODE_HASH_DST_ADDR_LBN 1
8410 #define RSS_MODE_HASH_DST_ADDR_WIDTH 1
8411 #define RSS_MODE_HASH_SRC_PORT_OFST 0
8412 #define RSS_MODE_HASH_SRC_PORT_LBN 2
8413 #define RSS_MODE_HASH_SRC_PORT_WIDTH 1
8414 #define RSS_MODE_HASH_DST_PORT_OFST 0
8415 #define RSS_MODE_HASH_DST_PORT_LBN 3
8416 #define RSS_MODE_HASH_DST_PORT_WIDTH 1
8417 #define RSS_MODE_HASH_SELECTOR_LBN 0
8418 #define RSS_MODE_HASH_SELECTOR_WIDTH 8
8419
8420 /* CTPIO_STATS_MAP structuredef */
8421 #define CTPIO_STATS_MAP_LEN 4
8422 /* The (function relative) VI number */
8423 #define CTPIO_STATS_MAP_VI_OFST 0
8424 #define CTPIO_STATS_MAP_VI_LEN 2
8425 #define CTPIO_STATS_MAP_VI_LBN 0
8426 #define CTPIO_STATS_MAP_VI_WIDTH 16
8427 /* The target bucket for the VI */
8428 #define CTPIO_STATS_MAP_BUCKET_OFST 2
8429 #define CTPIO_STATS_MAP_BUCKET_LEN 2
8430 #define CTPIO_STATS_MAP_BUCKET_LBN 16
8431 #define CTPIO_STATS_MAP_BUCKET_WIDTH 16
8432
8433 /* MESSAGE_TYPE structuredef: When present this defines the meaning of a
8434  * message, and is used to protect against chosen message attacks in signed
8435  * messages, regardless their origin. The message type also defines the
8436  * signature cryptographic algorithm, encoding, and message fields included in
8437  * the signature. The values are used in different commands but must be unique
8438  * across all commands, e.g. MC_CMD_TSA_BIND_IN_SECURE_UNBIND uses different
8439  * message type than MC_CMD_SECURE_NIC_INFO_IN_STATUS.
8440  */
8441 #define MESSAGE_TYPE_LEN 4
8442 #define MESSAGE_TYPE_MESSAGE_TYPE_OFST 0
8443 #define MESSAGE_TYPE_MESSAGE_TYPE_LEN 4
8444 #define MESSAGE_TYPE_UNUSED 0x0 /* enum */
8445 /* enum: Message type value for the response to a
8446  * MC_CMD_TSA_BIND_IN_SECURE_UNBIND message. TSA_SECURE_UNBIND messages are
8447  * ECDSA SECP384R1 signed using SHA384 message digest algorithm over fields
8448  * MESSAGE_TYPE, TSANID, TSAID, and UNBINDTOKEN, and encoded as suggested by
8449  * RFC6979 (section 2.4).
8450  */
8451 #define MESSAGE_TYPE_TSA_SECURE_UNBIND 0x1
8452 /* enum: Message type value for the response to a
8453  * MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION message. TSA_SECURE_DECOMMISSION
8454  * messages are ECDSA SECP384R1 signed using SHA384 message digest algorithm
8455  * over fields MESSAGE_TYPE, TSAID, USER, and REASON, and encoded as suggested
8456  * by RFC6979 (section 2.4).
8457  */
8458 #define MESSAGE_TYPE_TSA_SECURE_DECOMMISSION 0x2
8459 /* enum: Message type value for the response to a
8460  * MC_CMD_SECURE_NIC_INFO_IN_STATUS message. This enum value is not sequential
8461  * to other message types for backwards compatibility as the message type for
8462  * MC_CMD_SECURE_NIC_INFO_IN_STATUS was defined before the existence of this
8463  * global enum.
8464  */
8465 #define MESSAGE_TYPE_SECURE_NIC_INFO_STATUS 0xdb4
8466 #define MESSAGE_TYPE_MESSAGE_TYPE_LBN 0
8467 #define MESSAGE_TYPE_MESSAGE_TYPE_WIDTH 32
8468
8469
8470 /***********************************/
8471 /* MC_CMD_READ_REGS
8472  * Get a dump of the MCPU registers
8473  */
8474 #define MC_CMD_READ_REGS 0x50
8475 #undef  MC_CMD_0x50_PRIVILEGE_CTG
8476
8477 #define MC_CMD_0x50_PRIVILEGE_CTG SRIOV_CTG_INSECURE
8478
8479 /* MC_CMD_READ_REGS_IN msgrequest */
8480 #define MC_CMD_READ_REGS_IN_LEN 0
8481
8482 /* MC_CMD_READ_REGS_OUT msgresponse */
8483 #define MC_CMD_READ_REGS_OUT_LEN 308
8484 /* Whether the corresponding register entry contains a valid value */
8485 #define MC_CMD_READ_REGS_OUT_MASK_OFST 0
8486 #define MC_CMD_READ_REGS_OUT_MASK_LEN 16
8487 /* Same order as MIPS GDB (r0-r31, sr, lo, hi, bad, cause, 32 x float, fsr,
8488  * fir, fp)
8489  */
8490 #define MC_CMD_READ_REGS_OUT_REGS_OFST 16
8491 #define MC_CMD_READ_REGS_OUT_REGS_LEN 4
8492 #define MC_CMD_READ_REGS_OUT_REGS_NUM 73
8493
8494
8495 /***********************************/
8496 /* MC_CMD_INIT_EVQ
8497  * Set up an event queue according to the supplied parameters. The IN arguments
8498  * end with an address for each 4k of host memory required to back the EVQ.
8499  */
8500 #define MC_CMD_INIT_EVQ 0x80
8501 #undef  MC_CMD_0x80_PRIVILEGE_CTG
8502
8503 #define MC_CMD_0x80_PRIVILEGE_CTG SRIOV_CTG_GENERAL
8504
8505 /* MC_CMD_INIT_EVQ_IN msgrequest */
8506 #define MC_CMD_INIT_EVQ_IN_LENMIN 44
8507 #define MC_CMD_INIT_EVQ_IN_LENMAX 548
8508 #define MC_CMD_INIT_EVQ_IN_LENMAX_MCDI2 548
8509 #define MC_CMD_INIT_EVQ_IN_LEN(num) (36+8*(num))
8510 #define MC_CMD_INIT_EVQ_IN_DMA_ADDR_NUM(len) (((len)-36)/8)
8511 /* Size, in entries */
8512 #define MC_CMD_INIT_EVQ_IN_SIZE_OFST 0
8513 #define MC_CMD_INIT_EVQ_IN_SIZE_LEN 4
8514 /* Desired instance. Must be set to a specific instance, which is a function
8515  * local queue index.
8516  */
8517 #define MC_CMD_INIT_EVQ_IN_INSTANCE_OFST 4
8518 #define MC_CMD_INIT_EVQ_IN_INSTANCE_LEN 4
8519 /* The initial timer value. The load value is ignored if the timer mode is DIS.
8520  */
8521 #define MC_CMD_INIT_EVQ_IN_TMR_LOAD_OFST 8
8522 #define MC_CMD_INIT_EVQ_IN_TMR_LOAD_LEN 4
8523 /* The reload value is ignored in one-shot modes */
8524 #define MC_CMD_INIT_EVQ_IN_TMR_RELOAD_OFST 12
8525 #define MC_CMD_INIT_EVQ_IN_TMR_RELOAD_LEN 4
8526 /* tbd */
8527 #define MC_CMD_INIT_EVQ_IN_FLAGS_OFST 16
8528 #define MC_CMD_INIT_EVQ_IN_FLAGS_LEN 4
8529 #define MC_CMD_INIT_EVQ_IN_FLAG_INTERRUPTING_OFST 16
8530 #define MC_CMD_INIT_EVQ_IN_FLAG_INTERRUPTING_LBN 0
8531 #define MC_CMD_INIT_EVQ_IN_FLAG_INTERRUPTING_WIDTH 1
8532 #define MC_CMD_INIT_EVQ_IN_FLAG_RPTR_DOS_OFST 16
8533 #define MC_CMD_INIT_EVQ_IN_FLAG_RPTR_DOS_LBN 1
8534 #define MC_CMD_INIT_EVQ_IN_FLAG_RPTR_DOS_WIDTH 1
8535 #define MC_CMD_INIT_EVQ_IN_FLAG_INT_ARMD_OFST 16
8536 #define MC_CMD_INIT_EVQ_IN_FLAG_INT_ARMD_LBN 2
8537 #define MC_CMD_INIT_EVQ_IN_FLAG_INT_ARMD_WIDTH 1
8538 #define MC_CMD_INIT_EVQ_IN_FLAG_CUT_THRU_OFST 16
8539 #define MC_CMD_INIT_EVQ_IN_FLAG_CUT_THRU_LBN 3
8540 #define MC_CMD_INIT_EVQ_IN_FLAG_CUT_THRU_WIDTH 1
8541 #define MC_CMD_INIT_EVQ_IN_FLAG_RX_MERGE_OFST 16
8542 #define MC_CMD_INIT_EVQ_IN_FLAG_RX_MERGE_LBN 4
8543 #define MC_CMD_INIT_EVQ_IN_FLAG_RX_MERGE_WIDTH 1
8544 #define MC_CMD_INIT_EVQ_IN_FLAG_TX_MERGE_OFST 16
8545 #define MC_CMD_INIT_EVQ_IN_FLAG_TX_MERGE_LBN 5
8546 #define MC_CMD_INIT_EVQ_IN_FLAG_TX_MERGE_WIDTH 1
8547 #define MC_CMD_INIT_EVQ_IN_FLAG_USE_TIMER_OFST 16
8548 #define MC_CMD_INIT_EVQ_IN_FLAG_USE_TIMER_LBN 6
8549 #define MC_CMD_INIT_EVQ_IN_FLAG_USE_TIMER_WIDTH 1
8550 #define MC_CMD_INIT_EVQ_IN_TMR_MODE_OFST 20
8551 #define MC_CMD_INIT_EVQ_IN_TMR_MODE_LEN 4
8552 /* enum: Disabled */
8553 #define MC_CMD_INIT_EVQ_IN_TMR_MODE_DIS 0x0
8554 /* enum: Immediate */
8555 #define MC_CMD_INIT_EVQ_IN_TMR_IMMED_START 0x1
8556 /* enum: Triggered */
8557 #define MC_CMD_INIT_EVQ_IN_TMR_TRIG_START 0x2
8558 /* enum: Hold-off */
8559 #define MC_CMD_INIT_EVQ_IN_TMR_INT_HLDOFF 0x3
8560 /* Target EVQ for wakeups if in wakeup mode. */
8561 #define MC_CMD_INIT_EVQ_IN_TARGET_EVQ_OFST 24
8562 #define MC_CMD_INIT_EVQ_IN_TARGET_EVQ_LEN 4
8563 /* Target interrupt if in interrupting mode (note union with target EVQ). Use
8564  * MC_CMD_RESOURCE_INSTANCE_ANY unless a specific one required for test
8565  * purposes.
8566  */
8567 #define MC_CMD_INIT_EVQ_IN_IRQ_NUM_OFST 24
8568 #define MC_CMD_INIT_EVQ_IN_IRQ_NUM_LEN 4
8569 /* Event Counter Mode. */
8570 #define MC_CMD_INIT_EVQ_IN_COUNT_MODE_OFST 28
8571 #define MC_CMD_INIT_EVQ_IN_COUNT_MODE_LEN 4
8572 /* enum: Disabled */
8573 #define MC_CMD_INIT_EVQ_IN_COUNT_MODE_DIS 0x0
8574 /* enum: Disabled */
8575 #define MC_CMD_INIT_EVQ_IN_COUNT_MODE_RX 0x1
8576 /* enum: Disabled */
8577 #define MC_CMD_INIT_EVQ_IN_COUNT_MODE_TX 0x2
8578 /* enum: Disabled */
8579 #define MC_CMD_INIT_EVQ_IN_COUNT_MODE_RXTX 0x3
8580 /* Event queue packet count threshold. */
8581 #define MC_CMD_INIT_EVQ_IN_COUNT_THRSHLD_OFST 32
8582 #define MC_CMD_INIT_EVQ_IN_COUNT_THRSHLD_LEN 4
8583 /* 64-bit address of 4k of 4k-aligned host memory buffer */
8584 #define MC_CMD_INIT_EVQ_IN_DMA_ADDR_OFST 36
8585 #define MC_CMD_INIT_EVQ_IN_DMA_ADDR_LEN 8
8586 #define MC_CMD_INIT_EVQ_IN_DMA_ADDR_LO_OFST 36
8587 #define MC_CMD_INIT_EVQ_IN_DMA_ADDR_HI_OFST 40
8588 #define MC_CMD_INIT_EVQ_IN_DMA_ADDR_MINNUM 1
8589 #define MC_CMD_INIT_EVQ_IN_DMA_ADDR_MAXNUM 64
8590 #define MC_CMD_INIT_EVQ_IN_DMA_ADDR_MAXNUM_MCDI2 64
8591
8592 /* MC_CMD_INIT_EVQ_OUT msgresponse */
8593 #define MC_CMD_INIT_EVQ_OUT_LEN 4
8594 /* Only valid if INTRFLAG was true */
8595 #define MC_CMD_INIT_EVQ_OUT_IRQ_OFST 0
8596 #define MC_CMD_INIT_EVQ_OUT_IRQ_LEN 4
8597
8598 /* MC_CMD_INIT_EVQ_V2_IN msgrequest */
8599 #define MC_CMD_INIT_EVQ_V2_IN_LENMIN 44
8600 #define MC_CMD_INIT_EVQ_V2_IN_LENMAX 548
8601 #define MC_CMD_INIT_EVQ_V2_IN_LENMAX_MCDI2 548
8602 #define MC_CMD_INIT_EVQ_V2_IN_LEN(num) (36+8*(num))
8603 #define MC_CMD_INIT_EVQ_V2_IN_DMA_ADDR_NUM(len) (((len)-36)/8)
8604 /* Size, in entries */
8605 #define MC_CMD_INIT_EVQ_V2_IN_SIZE_OFST 0
8606 #define MC_CMD_INIT_EVQ_V2_IN_SIZE_LEN 4
8607 /* Desired instance. Must be set to a specific instance, which is a function
8608  * local queue index.
8609  */
8610 #define MC_CMD_INIT_EVQ_V2_IN_INSTANCE_OFST 4
8611 #define MC_CMD_INIT_EVQ_V2_IN_INSTANCE_LEN 4
8612 /* The initial timer value. The load value is ignored if the timer mode is DIS.
8613  */
8614 #define MC_CMD_INIT_EVQ_V2_IN_TMR_LOAD_OFST 8
8615 #define MC_CMD_INIT_EVQ_V2_IN_TMR_LOAD_LEN 4
8616 /* The reload value is ignored in one-shot modes */
8617 #define MC_CMD_INIT_EVQ_V2_IN_TMR_RELOAD_OFST 12
8618 #define MC_CMD_INIT_EVQ_V2_IN_TMR_RELOAD_LEN 4
8619 /* tbd */
8620 #define MC_CMD_INIT_EVQ_V2_IN_FLAGS_OFST 16
8621 #define MC_CMD_INIT_EVQ_V2_IN_FLAGS_LEN 4
8622 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_INTERRUPTING_OFST 16
8623 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_INTERRUPTING_LBN 0
8624 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_INTERRUPTING_WIDTH 1
8625 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_RPTR_DOS_OFST 16
8626 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_RPTR_DOS_LBN 1
8627 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_RPTR_DOS_WIDTH 1
8628 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_INT_ARMD_OFST 16
8629 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_INT_ARMD_LBN 2
8630 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_INT_ARMD_WIDTH 1
8631 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_CUT_THRU_OFST 16
8632 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_CUT_THRU_LBN 3
8633 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_CUT_THRU_WIDTH 1
8634 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_RX_MERGE_OFST 16
8635 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_RX_MERGE_LBN 4
8636 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_RX_MERGE_WIDTH 1
8637 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_TX_MERGE_OFST 16
8638 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_TX_MERGE_LBN 5
8639 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_TX_MERGE_WIDTH 1
8640 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_USE_TIMER_OFST 16
8641 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_USE_TIMER_LBN 6
8642 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_USE_TIMER_WIDTH 1
8643 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_TYPE_OFST 16
8644 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_TYPE_LBN 7
8645 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_TYPE_WIDTH 4
8646 /* enum: All initialisation flags specified by host. */
8647 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_TYPE_MANUAL 0x0
8648 /* enum: MEDFORD only. Certain initialisation flags specified by host may be
8649  * over-ridden by firmware based on licenses and firmware variant in order to
8650  * provide the lowest latency achievable. See
8651  * MC_CMD_INIT_EVQ_V2/MC_CMD_INIT_EVQ_V2_OUT/FLAGS for list of affected flags.
8652  */
8653 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_TYPE_LOW_LATENCY 0x1
8654 /* enum: MEDFORD only. Certain initialisation flags specified by host may be
8655  * over-ridden by firmware based on licenses and firmware variant in order to
8656  * provide the best throughput achievable. See
8657  * MC_CMD_INIT_EVQ_V2/MC_CMD_INIT_EVQ_V2_OUT/FLAGS for list of affected flags.
8658  */
8659 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_TYPE_THROUGHPUT 0x2
8660 /* enum: MEDFORD only. Certain initialisation flags may be over-ridden by
8661  * firmware based on licenses and firmware variant. See
8662  * MC_CMD_INIT_EVQ_V2/MC_CMD_INIT_EVQ_V2_OUT/FLAGS for list of affected flags.
8663  */
8664 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_TYPE_AUTO 0x3
8665 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_EXT_WIDTH_OFST 16
8666 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_EXT_WIDTH_LBN 11
8667 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_EXT_WIDTH_WIDTH 1
8668 #define MC_CMD_INIT_EVQ_V2_IN_TMR_MODE_OFST 20
8669 #define MC_CMD_INIT_EVQ_V2_IN_TMR_MODE_LEN 4
8670 /* enum: Disabled */
8671 #define MC_CMD_INIT_EVQ_V2_IN_TMR_MODE_DIS 0x0
8672 /* enum: Immediate */
8673 #define MC_CMD_INIT_EVQ_V2_IN_TMR_IMMED_START 0x1
8674 /* enum: Triggered */
8675 #define MC_CMD_INIT_EVQ_V2_IN_TMR_TRIG_START 0x2
8676 /* enum: Hold-off */
8677 #define MC_CMD_INIT_EVQ_V2_IN_TMR_INT_HLDOFF 0x3
8678 /* Target EVQ for wakeups if in wakeup mode. */
8679 #define MC_CMD_INIT_EVQ_V2_IN_TARGET_EVQ_OFST 24
8680 #define MC_CMD_INIT_EVQ_V2_IN_TARGET_EVQ_LEN 4
8681 /* Target interrupt if in interrupting mode (note union with target EVQ). Use
8682  * MC_CMD_RESOURCE_INSTANCE_ANY unless a specific one required for test
8683  * purposes.
8684  */
8685 #define MC_CMD_INIT_EVQ_V2_IN_IRQ_NUM_OFST 24
8686 #define MC_CMD_INIT_EVQ_V2_IN_IRQ_NUM_LEN 4
8687 /* Event Counter Mode. */
8688 #define MC_CMD_INIT_EVQ_V2_IN_COUNT_MODE_OFST 28
8689 #define MC_CMD_INIT_EVQ_V2_IN_COUNT_MODE_LEN 4
8690 /* enum: Disabled */
8691 #define MC_CMD_INIT_EVQ_V2_IN_COUNT_MODE_DIS 0x0
8692 /* enum: Disabled */
8693 #define MC_CMD_INIT_EVQ_V2_IN_COUNT_MODE_RX 0x1
8694 /* enum: Disabled */
8695 #define MC_CMD_INIT_EVQ_V2_IN_COUNT_MODE_TX 0x2
8696 /* enum: Disabled */
8697 #define MC_CMD_INIT_EVQ_V2_IN_COUNT_MODE_RXTX 0x3
8698 /* Event queue packet count threshold. */
8699 #define MC_CMD_INIT_EVQ_V2_IN_COUNT_THRSHLD_OFST 32
8700 #define MC_CMD_INIT_EVQ_V2_IN_COUNT_THRSHLD_LEN 4
8701 /* 64-bit address of 4k of 4k-aligned host memory buffer */
8702 #define MC_CMD_INIT_EVQ_V2_IN_DMA_ADDR_OFST 36
8703 #define MC_CMD_INIT_EVQ_V2_IN_DMA_ADDR_LEN 8
8704 #define MC_CMD_INIT_EVQ_V2_IN_DMA_ADDR_LO_OFST 36
8705 #define MC_CMD_INIT_EVQ_V2_IN_DMA_ADDR_HI_OFST 40
8706 #define MC_CMD_INIT_EVQ_V2_IN_DMA_ADDR_MINNUM 1
8707 #define MC_CMD_INIT_EVQ_V2_IN_DMA_ADDR_MAXNUM 64
8708 #define MC_CMD_INIT_EVQ_V2_IN_DMA_ADDR_MAXNUM_MCDI2 64
8709
8710 /* MC_CMD_INIT_EVQ_V2_OUT msgresponse */
8711 #define MC_CMD_INIT_EVQ_V2_OUT_LEN 8
8712 /* Only valid if INTRFLAG was true */
8713 #define MC_CMD_INIT_EVQ_V2_OUT_IRQ_OFST 0
8714 #define MC_CMD_INIT_EVQ_V2_OUT_IRQ_LEN 4
8715 /* Actual configuration applied on the card */
8716 #define MC_CMD_INIT_EVQ_V2_OUT_FLAGS_OFST 4
8717 #define MC_CMD_INIT_EVQ_V2_OUT_FLAGS_LEN 4
8718 #define MC_CMD_INIT_EVQ_V2_OUT_FLAG_CUT_THRU_OFST 4
8719 #define MC_CMD_INIT_EVQ_V2_OUT_FLAG_CUT_THRU_LBN 0
8720 #define MC_CMD_INIT_EVQ_V2_OUT_FLAG_CUT_THRU_WIDTH 1
8721 #define MC_CMD_INIT_EVQ_V2_OUT_FLAG_RX_MERGE_OFST 4
8722 #define MC_CMD_INIT_EVQ_V2_OUT_FLAG_RX_MERGE_LBN 1
8723 #define MC_CMD_INIT_EVQ_V2_OUT_FLAG_RX_MERGE_WIDTH 1
8724 #define MC_CMD_INIT_EVQ_V2_OUT_FLAG_TX_MERGE_OFST 4
8725 #define MC_CMD_INIT_EVQ_V2_OUT_FLAG_TX_MERGE_LBN 2
8726 #define MC_CMD_INIT_EVQ_V2_OUT_FLAG_TX_MERGE_WIDTH 1
8727 #define MC_CMD_INIT_EVQ_V2_OUT_FLAG_RXQ_FORCE_EV_MERGING_OFST 4
8728 #define MC_CMD_INIT_EVQ_V2_OUT_FLAG_RXQ_FORCE_EV_MERGING_LBN 3
8729 #define MC_CMD_INIT_EVQ_V2_OUT_FLAG_RXQ_FORCE_EV_MERGING_WIDTH 1
8730
8731 /* QUEUE_CRC_MODE structuredef */
8732 #define QUEUE_CRC_MODE_LEN 1
8733 #define QUEUE_CRC_MODE_MODE_LBN 0
8734 #define QUEUE_CRC_MODE_MODE_WIDTH 4
8735 /* enum: No CRC. */
8736 #define QUEUE_CRC_MODE_NONE 0x0
8737 /* enum: CRC Fiber channel over ethernet. */
8738 #define QUEUE_CRC_MODE_FCOE 0x1
8739 /* enum: CRC (digest) iSCSI header only. */
8740 #define QUEUE_CRC_MODE_ISCSI_HDR 0x2
8741 /* enum: CRC (digest) iSCSI header and payload. */
8742 #define QUEUE_CRC_MODE_ISCSI 0x3
8743 /* enum: CRC Fiber channel over IP over ethernet. */
8744 #define QUEUE_CRC_MODE_FCOIPOE 0x4
8745 /* enum: CRC MPA. */
8746 #define QUEUE_CRC_MODE_MPA 0x5
8747 #define QUEUE_CRC_MODE_SPARE_LBN 4
8748 #define QUEUE_CRC_MODE_SPARE_WIDTH 4
8749
8750
8751 /***********************************/
8752 /* MC_CMD_INIT_RXQ
8753  * set up a receive queue according to the supplied parameters. The IN
8754  * arguments end with an address for each 4k of host memory required to back
8755  * the RXQ.
8756  */
8757 #define MC_CMD_INIT_RXQ 0x81
8758 #undef  MC_CMD_0x81_PRIVILEGE_CTG
8759
8760 #define MC_CMD_0x81_PRIVILEGE_CTG SRIOV_CTG_GENERAL
8761
8762 /* MC_CMD_INIT_RXQ_IN msgrequest: Legacy RXQ_INIT request. Use extended version
8763  * in new code.
8764  */
8765 #define MC_CMD_INIT_RXQ_IN_LENMIN 36
8766 #define MC_CMD_INIT_RXQ_IN_LENMAX 252
8767 #define MC_CMD_INIT_RXQ_IN_LENMAX_MCDI2 1020
8768 #define MC_CMD_INIT_RXQ_IN_LEN(num) (28+8*(num))
8769 #define MC_CMD_INIT_RXQ_IN_DMA_ADDR_NUM(len) (((len)-28)/8)
8770 /* Size, in entries */
8771 #define MC_CMD_INIT_RXQ_IN_SIZE_OFST 0
8772 #define MC_CMD_INIT_RXQ_IN_SIZE_LEN 4
8773 /* The EVQ to send events to. This is an index originally specified to INIT_EVQ
8774  */
8775 #define MC_CMD_INIT_RXQ_IN_TARGET_EVQ_OFST 4
8776 #define MC_CMD_INIT_RXQ_IN_TARGET_EVQ_LEN 4
8777 /* The value to put in the event data. Check hardware spec. for valid range. */
8778 #define MC_CMD_INIT_RXQ_IN_LABEL_OFST 8
8779 #define MC_CMD_INIT_RXQ_IN_LABEL_LEN 4
8780 /* Desired instance. Must be set to a specific instance, which is a function
8781  * local queue index.
8782  */
8783 #define MC_CMD_INIT_RXQ_IN_INSTANCE_OFST 12
8784 #define MC_CMD_INIT_RXQ_IN_INSTANCE_LEN 4
8785 /* There will be more flags here. */
8786 #define MC_CMD_INIT_RXQ_IN_FLAGS_OFST 16
8787 #define MC_CMD_INIT_RXQ_IN_FLAGS_LEN 4
8788 #define MC_CMD_INIT_RXQ_IN_FLAG_BUFF_MODE_OFST 16
8789 #define MC_CMD_INIT_RXQ_IN_FLAG_BUFF_MODE_LBN 0
8790 #define MC_CMD_INIT_RXQ_IN_FLAG_BUFF_MODE_WIDTH 1
8791 #define MC_CMD_INIT_RXQ_IN_FLAG_HDR_SPLIT_OFST 16
8792 #define MC_CMD_INIT_RXQ_IN_FLAG_HDR_SPLIT_LBN 1
8793 #define MC_CMD_INIT_RXQ_IN_FLAG_HDR_SPLIT_WIDTH 1
8794 #define MC_CMD_INIT_RXQ_IN_FLAG_TIMESTAMP_OFST 16
8795 #define MC_CMD_INIT_RXQ_IN_FLAG_TIMESTAMP_LBN 2
8796 #define MC_CMD_INIT_RXQ_IN_FLAG_TIMESTAMP_WIDTH 1
8797 #define MC_CMD_INIT_RXQ_IN_CRC_MODE_OFST 16
8798 #define MC_CMD_INIT_RXQ_IN_CRC_MODE_LBN 3
8799 #define MC_CMD_INIT_RXQ_IN_CRC_MODE_WIDTH 4
8800 #define MC_CMD_INIT_RXQ_IN_FLAG_CHAIN_OFST 16
8801 #define MC_CMD_INIT_RXQ_IN_FLAG_CHAIN_LBN 7
8802 #define MC_CMD_INIT_RXQ_IN_FLAG_CHAIN_WIDTH 1
8803 #define MC_CMD_INIT_RXQ_IN_FLAG_PREFIX_OFST 16
8804 #define MC_CMD_INIT_RXQ_IN_FLAG_PREFIX_LBN 8
8805 #define MC_CMD_INIT_RXQ_IN_FLAG_PREFIX_WIDTH 1
8806 #define MC_CMD_INIT_RXQ_IN_FLAG_DISABLE_SCATTER_OFST 16
8807 #define MC_CMD_INIT_RXQ_IN_FLAG_DISABLE_SCATTER_LBN 9
8808 #define MC_CMD_INIT_RXQ_IN_FLAG_DISABLE_SCATTER_WIDTH 1
8809 #define MC_CMD_INIT_RXQ_IN_UNUSED_OFST 16
8810 #define MC_CMD_INIT_RXQ_IN_UNUSED_LBN 10
8811 #define MC_CMD_INIT_RXQ_IN_UNUSED_WIDTH 1
8812 /* Owner ID to use if in buffer mode (zero if physical) */
8813 #define MC_CMD_INIT_RXQ_IN_OWNER_ID_OFST 20
8814 #define MC_CMD_INIT_RXQ_IN_OWNER_ID_LEN 4
8815 /* The port ID associated with the v-adaptor which should contain this DMAQ. */
8816 #define MC_CMD_INIT_RXQ_IN_PORT_ID_OFST 24
8817 #define MC_CMD_INIT_RXQ_IN_PORT_ID_LEN 4
8818 /* 64-bit address of 4k of 4k-aligned host memory buffer */
8819 #define MC_CMD_INIT_RXQ_IN_DMA_ADDR_OFST 28
8820 #define MC_CMD_INIT_RXQ_IN_DMA_ADDR_LEN 8
8821 #define MC_CMD_INIT_RXQ_IN_DMA_ADDR_LO_OFST 28
8822 #define MC_CMD_INIT_RXQ_IN_DMA_ADDR_HI_OFST 32
8823 #define MC_CMD_INIT_RXQ_IN_DMA_ADDR_MINNUM 1
8824 #define MC_CMD_INIT_RXQ_IN_DMA_ADDR_MAXNUM 28
8825 #define MC_CMD_INIT_RXQ_IN_DMA_ADDR_MAXNUM_MCDI2 124
8826
8827 /* MC_CMD_INIT_RXQ_EXT_IN msgrequest: Extended RXQ_INIT with additional mode
8828  * flags
8829  */
8830 #define MC_CMD_INIT_RXQ_EXT_IN_LEN 544
8831 /* Size, in entries */
8832 #define MC_CMD_INIT_RXQ_EXT_IN_SIZE_OFST 0
8833 #define MC_CMD_INIT_RXQ_EXT_IN_SIZE_LEN 4
8834 /* The EVQ to send events to. This is an index originally specified to
8835  * INIT_EVQ. If DMA_MODE == PACKED_STREAM this must be equal to INSTANCE.
8836  */
8837 #define MC_CMD_INIT_RXQ_EXT_IN_TARGET_EVQ_OFST 4
8838 #define MC_CMD_INIT_RXQ_EXT_IN_TARGET_EVQ_LEN 4
8839 /* The value to put in the event data. Check hardware spec. for valid range.
8840  * This field is ignored if DMA_MODE == EQUAL_STRIDE_SUPER_BUFFER or DMA_MODE
8841  * == PACKED_STREAM.
8842  */
8843 #define MC_CMD_INIT_RXQ_EXT_IN_LABEL_OFST 8
8844 #define MC_CMD_INIT_RXQ_EXT_IN_LABEL_LEN 4
8845 /* Desired instance. Must be set to a specific instance, which is a function
8846  * local queue index.
8847  */
8848 #define MC_CMD_INIT_RXQ_EXT_IN_INSTANCE_OFST 12
8849 #define MC_CMD_INIT_RXQ_EXT_IN_INSTANCE_LEN 4
8850 /* There will be more flags here. */
8851 #define MC_CMD_INIT_RXQ_EXT_IN_FLAGS_OFST 16
8852 #define MC_CMD_INIT_RXQ_EXT_IN_FLAGS_LEN 4
8853 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_BUFF_MODE_OFST 16
8854 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_BUFF_MODE_LBN 0
8855 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_BUFF_MODE_WIDTH 1
8856 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_HDR_SPLIT_OFST 16
8857 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_HDR_SPLIT_LBN 1
8858 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_HDR_SPLIT_WIDTH 1
8859 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_TIMESTAMP_OFST 16
8860 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_TIMESTAMP_LBN 2
8861 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_TIMESTAMP_WIDTH 1
8862 #define MC_CMD_INIT_RXQ_EXT_IN_CRC_MODE_OFST 16
8863 #define MC_CMD_INIT_RXQ_EXT_IN_CRC_MODE_LBN 3
8864 #define MC_CMD_INIT_RXQ_EXT_IN_CRC_MODE_WIDTH 4
8865 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_CHAIN_OFST 16
8866 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_CHAIN_LBN 7
8867 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_CHAIN_WIDTH 1
8868 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_PREFIX_OFST 16
8869 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_PREFIX_LBN 8
8870 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_PREFIX_WIDTH 1
8871 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_DISABLE_SCATTER_OFST 16
8872 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_DISABLE_SCATTER_LBN 9
8873 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_DISABLE_SCATTER_WIDTH 1
8874 #define MC_CMD_INIT_RXQ_EXT_IN_DMA_MODE_OFST 16
8875 #define MC_CMD_INIT_RXQ_EXT_IN_DMA_MODE_LBN 10
8876 #define MC_CMD_INIT_RXQ_EXT_IN_DMA_MODE_WIDTH 4
8877 /* enum: One packet per descriptor (for normal networking) */
8878 #define MC_CMD_INIT_RXQ_EXT_IN_SINGLE_PACKET 0x0
8879 /* enum: Pack multiple packets into large descriptors (for SolarCapture) */
8880 #define MC_CMD_INIT_RXQ_EXT_IN_PACKED_STREAM 0x1
8881 /* enum: Pack multiple packets into large descriptors using the format designed
8882  * to maximise packet rate. This mode uses 1 "bucket" per descriptor with
8883  * multiple fixed-size packet buffers within each bucket. For a full
8884  * description see SF-119419-TC. This mode is only supported by "dpdk" datapath
8885  * firmware.
8886  */
8887 #define MC_CMD_INIT_RXQ_EXT_IN_EQUAL_STRIDE_SUPER_BUFFER 0x2
8888 /* enum: Deprecated name for EQUAL_STRIDE_SUPER_BUFFER. */
8889 #define MC_CMD_INIT_RXQ_EXT_IN_EQUAL_STRIDE_PACKED_STREAM 0x2
8890 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_SNAPSHOT_MODE_OFST 16
8891 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_SNAPSHOT_MODE_LBN 14
8892 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_SNAPSHOT_MODE_WIDTH 1
8893 #define MC_CMD_INIT_RXQ_EXT_IN_PACKED_STREAM_BUFF_SIZE_OFST 16
8894 #define MC_CMD_INIT_RXQ_EXT_IN_PACKED_STREAM_BUFF_SIZE_LBN 15
8895 #define MC_CMD_INIT_RXQ_EXT_IN_PACKED_STREAM_BUFF_SIZE_WIDTH 3
8896 #define MC_CMD_INIT_RXQ_EXT_IN_PS_BUFF_1M 0x0 /* enum */
8897 #define MC_CMD_INIT_RXQ_EXT_IN_PS_BUFF_512K 0x1 /* enum */
8898 #define MC_CMD_INIT_RXQ_EXT_IN_PS_BUFF_256K 0x2 /* enum */
8899 #define MC_CMD_INIT_RXQ_EXT_IN_PS_BUFF_128K 0x3 /* enum */
8900 #define MC_CMD_INIT_RXQ_EXT_IN_PS_BUFF_64K 0x4 /* enum */
8901 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_WANT_OUTER_CLASSES_OFST 16
8902 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_WANT_OUTER_CLASSES_LBN 18
8903 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_WANT_OUTER_CLASSES_WIDTH 1
8904 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_FORCE_EV_MERGING_OFST 16
8905 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_FORCE_EV_MERGING_LBN 19
8906 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_FORCE_EV_MERGING_WIDTH 1
8907 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_NO_CONT_EV_OFST 16
8908 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_NO_CONT_EV_LBN 20
8909 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_NO_CONT_EV_WIDTH 1
8910 /* Owner ID to use if in buffer mode (zero if physical) */
8911 #define MC_CMD_INIT_RXQ_EXT_IN_OWNER_ID_OFST 20
8912 #define MC_CMD_INIT_RXQ_EXT_IN_OWNER_ID_LEN 4
8913 /* The port ID associated with the v-adaptor which should contain this DMAQ. */
8914 #define MC_CMD_INIT_RXQ_EXT_IN_PORT_ID_OFST 24
8915 #define MC_CMD_INIT_RXQ_EXT_IN_PORT_ID_LEN 4
8916 /* 64-bit address of 4k of 4k-aligned host memory buffer */
8917 #define MC_CMD_INIT_RXQ_EXT_IN_DMA_ADDR_OFST 28
8918 #define MC_CMD_INIT_RXQ_EXT_IN_DMA_ADDR_LEN 8
8919 #define MC_CMD_INIT_RXQ_EXT_IN_DMA_ADDR_LO_OFST 28
8920 #define MC_CMD_INIT_RXQ_EXT_IN_DMA_ADDR_HI_OFST 32
8921 #define MC_CMD_INIT_RXQ_EXT_IN_DMA_ADDR_NUM 64
8922 /* Maximum length of packet to receive, if SNAPSHOT_MODE flag is set */
8923 #define MC_CMD_INIT_RXQ_EXT_IN_SNAPSHOT_LENGTH_OFST 540
8924 #define MC_CMD_INIT_RXQ_EXT_IN_SNAPSHOT_LENGTH_LEN 4
8925
8926 /* MC_CMD_INIT_RXQ_V3_IN msgrequest */
8927 #define MC_CMD_INIT_RXQ_V3_IN_LEN 560
8928 /* Size, in entries */
8929 #define MC_CMD_INIT_RXQ_V3_IN_SIZE_OFST 0
8930 #define MC_CMD_INIT_RXQ_V3_IN_SIZE_LEN 4
8931 /* The EVQ to send events to. This is an index originally specified to
8932  * INIT_EVQ. If DMA_MODE == PACKED_STREAM this must be equal to INSTANCE.
8933  */
8934 #define MC_CMD_INIT_RXQ_V3_IN_TARGET_EVQ_OFST 4
8935 #define MC_CMD_INIT_RXQ_V3_IN_TARGET_EVQ_LEN 4
8936 /* The value to put in the event data. Check hardware spec. for valid range.
8937  * This field is ignored if DMA_MODE == EQUAL_STRIDE_SUPER_BUFFER or DMA_MODE
8938  * == PACKED_STREAM.
8939  */
8940 #define MC_CMD_INIT_RXQ_V3_IN_LABEL_OFST 8
8941 #define MC_CMD_INIT_RXQ_V3_IN_LABEL_LEN 4
8942 /* Desired instance. Must be set to a specific instance, which is a function
8943  * local queue index.
8944  */
8945 #define MC_CMD_INIT_RXQ_V3_IN_INSTANCE_OFST 12
8946 #define MC_CMD_INIT_RXQ_V3_IN_INSTANCE_LEN 4
8947 /* There will be more flags here. */
8948 #define MC_CMD_INIT_RXQ_V3_IN_FLAGS_OFST 16
8949 #define MC_CMD_INIT_RXQ_V3_IN_FLAGS_LEN 4
8950 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_BUFF_MODE_OFST 16
8951 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_BUFF_MODE_LBN 0
8952 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_BUFF_MODE_WIDTH 1
8953 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_HDR_SPLIT_OFST 16
8954 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_HDR_SPLIT_LBN 1
8955 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_HDR_SPLIT_WIDTH 1
8956 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_TIMESTAMP_OFST 16
8957 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_TIMESTAMP_LBN 2
8958 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_TIMESTAMP_WIDTH 1
8959 #define MC_CMD_INIT_RXQ_V3_IN_CRC_MODE_OFST 16
8960 #define MC_CMD_INIT_RXQ_V3_IN_CRC_MODE_LBN 3
8961 #define MC_CMD_INIT_RXQ_V3_IN_CRC_MODE_WIDTH 4
8962 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_CHAIN_OFST 16
8963 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_CHAIN_LBN 7
8964 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_CHAIN_WIDTH 1
8965 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_PREFIX_OFST 16
8966 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_PREFIX_LBN 8
8967 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_PREFIX_WIDTH 1
8968 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_DISABLE_SCATTER_OFST 16
8969 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_DISABLE_SCATTER_LBN 9
8970 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_DISABLE_SCATTER_WIDTH 1
8971 #define MC_CMD_INIT_RXQ_V3_IN_DMA_MODE_OFST 16
8972 #define MC_CMD_INIT_RXQ_V3_IN_DMA_MODE_LBN 10
8973 #define MC_CMD_INIT_RXQ_V3_IN_DMA_MODE_WIDTH 4
8974 /* enum: One packet per descriptor (for normal networking) */
8975 #define MC_CMD_INIT_RXQ_V3_IN_SINGLE_PACKET 0x0
8976 /* enum: Pack multiple packets into large descriptors (for SolarCapture) */
8977 #define MC_CMD_INIT_RXQ_V3_IN_PACKED_STREAM 0x1
8978 /* enum: Pack multiple packets into large descriptors using the format designed
8979  * to maximise packet rate. This mode uses 1 "bucket" per descriptor with
8980  * multiple fixed-size packet buffers within each bucket. For a full
8981  * description see SF-119419-TC. This mode is only supported by "dpdk" datapath
8982  * firmware.
8983  */
8984 #define MC_CMD_INIT_RXQ_V3_IN_EQUAL_STRIDE_SUPER_BUFFER 0x2
8985 /* enum: Deprecated name for EQUAL_STRIDE_SUPER_BUFFER. */
8986 #define MC_CMD_INIT_RXQ_V3_IN_EQUAL_STRIDE_PACKED_STREAM 0x2
8987 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_SNAPSHOT_MODE_OFST 16
8988 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_SNAPSHOT_MODE_LBN 14
8989 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_SNAPSHOT_MODE_WIDTH 1
8990 #define MC_CMD_INIT_RXQ_V3_IN_PACKED_STREAM_BUFF_SIZE_OFST 16
8991 #define MC_CMD_INIT_RXQ_V3_IN_PACKED_STREAM_BUFF_SIZE_LBN 15
8992 #define MC_CMD_INIT_RXQ_V3_IN_PACKED_STREAM_BUFF_SIZE_WIDTH 3
8993 #define MC_CMD_INIT_RXQ_V3_IN_PS_BUFF_1M 0x0 /* enum */
8994 #define MC_CMD_INIT_RXQ_V3_IN_PS_BUFF_512K 0x1 /* enum */
8995 #define MC_CMD_INIT_RXQ_V3_IN_PS_BUFF_256K 0x2 /* enum */
8996 #define MC_CMD_INIT_RXQ_V3_IN_PS_BUFF_128K 0x3 /* enum */
8997 #define MC_CMD_INIT_RXQ_V3_IN_PS_BUFF_64K 0x4 /* enum */
8998 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_WANT_OUTER_CLASSES_OFST 16
8999 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_WANT_OUTER_CLASSES_LBN 18
9000 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_WANT_OUTER_CLASSES_WIDTH 1
9001 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_FORCE_EV_MERGING_OFST 16
9002 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_FORCE_EV_MERGING_LBN 19
9003 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_FORCE_EV_MERGING_WIDTH 1
9004 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_NO_CONT_EV_OFST 16
9005 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_NO_CONT_EV_LBN 20
9006 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_NO_CONT_EV_WIDTH 1
9007 /* Owner ID to use if in buffer mode (zero if physical) */
9008 #define MC_CMD_INIT_RXQ_V3_IN_OWNER_ID_OFST 20
9009 #define MC_CMD_INIT_RXQ_V3_IN_OWNER_ID_LEN 4
9010 /* The port ID associated with the v-adaptor which should contain this DMAQ. */
9011 #define MC_CMD_INIT_RXQ_V3_IN_PORT_ID_OFST 24
9012 #define MC_CMD_INIT_RXQ_V3_IN_PORT_ID_LEN 4
9013 /* 64-bit address of 4k of 4k-aligned host memory buffer */
9014 #define MC_CMD_INIT_RXQ_V3_IN_DMA_ADDR_OFST 28
9015 #define MC_CMD_INIT_RXQ_V3_IN_DMA_ADDR_LEN 8
9016 #define MC_CMD_INIT_RXQ_V3_IN_DMA_ADDR_LO_OFST 28
9017 #define MC_CMD_INIT_RXQ_V3_IN_DMA_ADDR_HI_OFST 32
9018 #define MC_CMD_INIT_RXQ_V3_IN_DMA_ADDR_NUM 64
9019 /* Maximum length of packet to receive, if SNAPSHOT_MODE flag is set */
9020 #define MC_CMD_INIT_RXQ_V3_IN_SNAPSHOT_LENGTH_OFST 540
9021 #define MC_CMD_INIT_RXQ_V3_IN_SNAPSHOT_LENGTH_LEN 4
9022 /* The number of packet buffers that will be contained within each
9023  * EQUAL_STRIDE_SUPER_BUFFER format bucket supplied by the driver. This field
9024  * is ignored unless DMA_MODE == EQUAL_STRIDE_SUPER_BUFFER.
9025  */
9026 #define MC_CMD_INIT_RXQ_V3_IN_ES_PACKET_BUFFERS_PER_BUCKET_OFST 544
9027 #define MC_CMD_INIT_RXQ_V3_IN_ES_PACKET_BUFFERS_PER_BUCKET_LEN 4
9028 /* The length in bytes of the area in each packet buffer that can be written to
9029  * by the adapter. This is used to store the packet prefix and the packet
9030  * payload. This length does not include any end padding added by the driver.
9031  * This field is ignored unless DMA_MODE == EQUAL_STRIDE_SUPER_BUFFER.
9032  */
9033 #define MC_CMD_INIT_RXQ_V3_IN_ES_MAX_DMA_LEN_OFST 548
9034 #define MC_CMD_INIT_RXQ_V3_IN_ES_MAX_DMA_LEN_LEN 4
9035 /* The length in bytes of a single packet buffer within a
9036  * EQUAL_STRIDE_SUPER_BUFFER format bucket. This field is ignored unless
9037  * DMA_MODE == EQUAL_STRIDE_SUPER_BUFFER.
9038  */
9039 #define MC_CMD_INIT_RXQ_V3_IN_ES_PACKET_STRIDE_OFST 552
9040 #define MC_CMD_INIT_RXQ_V3_IN_ES_PACKET_STRIDE_LEN 4
9041 /* The maximum time in nanoseconds that the datapath will be backpressured if
9042  * there are no RX descriptors available. If the timeout is reached and there
9043  * are still no descriptors then the packet will be dropped. A timeout of 0
9044  * means the datapath will never be blocked. This field is ignored unless
9045  * DMA_MODE == EQUAL_STRIDE_SUPER_BUFFER.
9046  */
9047 #define MC_CMD_INIT_RXQ_V3_IN_ES_HEAD_OF_LINE_BLOCK_TIMEOUT_OFST 556
9048 #define MC_CMD_INIT_RXQ_V3_IN_ES_HEAD_OF_LINE_BLOCK_TIMEOUT_LEN 4
9049
9050 /* MC_CMD_INIT_RXQ_V4_IN msgrequest: INIT_RXQ request with new field required
9051  * for systems with a QDMA (currently, Riverhead)
9052  */
9053 #define MC_CMD_INIT_RXQ_V4_IN_LEN 564
9054 /* Size, in entries */
9055 #define MC_CMD_INIT_RXQ_V4_IN_SIZE_OFST 0
9056 #define MC_CMD_INIT_RXQ_V4_IN_SIZE_LEN 4
9057 /* The EVQ to send events to. This is an index originally specified to
9058  * INIT_EVQ. If DMA_MODE == PACKED_STREAM this must be equal to INSTANCE.
9059  */
9060 #define MC_CMD_INIT_RXQ_V4_IN_TARGET_EVQ_OFST 4
9061 #define MC_CMD_INIT_RXQ_V4_IN_TARGET_EVQ_LEN 4
9062 /* The value to put in the event data. Check hardware spec. for valid range.
9063  * This field is ignored if DMA_MODE == EQUAL_STRIDE_SUPER_BUFFER or DMA_MODE
9064  * == PACKED_STREAM.
9065  */
9066 #define MC_CMD_INIT_RXQ_V4_IN_LABEL_OFST 8
9067 #define MC_CMD_INIT_RXQ_V4_IN_LABEL_LEN 4
9068 /* Desired instance. Must be set to a specific instance, which is a function
9069  * local queue index.
9070  */
9071 #define MC_CMD_INIT_RXQ_V4_IN_INSTANCE_OFST 12
9072 #define MC_CMD_INIT_RXQ_V4_IN_INSTANCE_LEN 4
9073 /* There will be more flags here. */
9074 #define MC_CMD_INIT_RXQ_V4_IN_FLAGS_OFST 16
9075 #define MC_CMD_INIT_RXQ_V4_IN_FLAGS_LEN 4
9076 #define MC_CMD_INIT_RXQ_V4_IN_FLAG_BUFF_MODE_OFST 16
9077 #define MC_CMD_INIT_RXQ_V4_IN_FLAG_BUFF_MODE_LBN 0
9078 #define MC_CMD_INIT_RXQ_V4_IN_FLAG_BUFF_MODE_WIDTH 1
9079 #define MC_CMD_INIT_RXQ_V4_IN_FLAG_HDR_SPLIT_OFST 16
9080 #define MC_CMD_INIT_RXQ_V4_IN_FLAG_HDR_SPLIT_LBN 1
9081 #define MC_CMD_INIT_RXQ_V4_IN_FLAG_HDR_SPLIT_WIDTH 1
9082 #define MC_CMD_INIT_RXQ_V4_IN_FLAG_TIMESTAMP_OFST 16
9083 #define MC_CMD_INIT_RXQ_V4_IN_FLAG_TIMESTAMP_LBN 2
9084 #define MC_CMD_INIT_RXQ_V4_IN_FLAG_TIMESTAMP_WIDTH 1
9085 #define MC_CMD_INIT_RXQ_V4_IN_CRC_MODE_OFST 16
9086 #define MC_CMD_INIT_RXQ_V4_IN_CRC_MODE_LBN 3
9087 #define MC_CMD_INIT_RXQ_V4_IN_CRC_MODE_WIDTH 4
9088 #define MC_CMD_INIT_RXQ_V4_IN_FLAG_CHAIN_OFST 16
9089 #define MC_CMD_INIT_RXQ_V4_IN_FLAG_CHAIN_LBN 7
9090 #define MC_CMD_INIT_RXQ_V4_IN_FLAG_CHAIN_WIDTH 1
9091 #define MC_CMD_INIT_RXQ_V4_IN_FLAG_PREFIX_OFST 16
9092 #define MC_CMD_INIT_RXQ_V4_IN_FLAG_PREFIX_LBN 8
9093 #define MC_CMD_INIT_RXQ_V4_IN_FLAG_PREFIX_WIDTH 1
9094 #define MC_CMD_INIT_RXQ_V4_IN_FLAG_DISABLE_SCATTER_OFST 16
9095 #define MC_CMD_INIT_RXQ_V4_IN_FLAG_DISABLE_SCATTER_LBN 9
9096 #define MC_CMD_INIT_RXQ_V4_IN_FLAG_DISABLE_SCATTER_WIDTH 1
9097 #define MC_CMD_INIT_RXQ_V4_IN_DMA_MODE_OFST 16
9098 #define MC_CMD_INIT_RXQ_V4_IN_DMA_MODE_LBN 10
9099 #define MC_CMD_INIT_RXQ_V4_IN_DMA_MODE_WIDTH 4
9100 /* enum: One packet per descriptor (for normal networking) */
9101 #define MC_CMD_INIT_RXQ_V4_IN_SINGLE_PACKET 0x0
9102 /* enum: Pack multiple packets into large descriptors (for SolarCapture) */
9103 #define MC_CMD_INIT_RXQ_V4_IN_PACKED_STREAM 0x1
9104 /* enum: Pack multiple packets into large descriptors using the format designed
9105  * to maximise packet rate. This mode uses 1 "bucket" per descriptor with
9106  * multiple fixed-size packet buffers within each bucket. For a full
9107  * description see SF-119419-TC. This mode is only supported by "dpdk" datapath
9108  * firmware.
9109  */
9110 #define MC_CMD_INIT_RXQ_V4_IN_EQUAL_STRIDE_SUPER_BUFFER 0x2
9111 /* enum: Deprecated name for EQUAL_STRIDE_SUPER_BUFFER. */
9112 #define MC_CMD_INIT_RXQ_V4_IN_EQUAL_STRIDE_PACKED_STREAM 0x2
9113 #define MC_CMD_INIT_RXQ_V4_IN_FLAG_SNAPSHOT_MODE_OFST 16
9114 #define MC_CMD_INIT_RXQ_V4_IN_FLAG_SNAPSHOT_MODE_LBN 14
9115 #define MC_CMD_INIT_RXQ_V4_IN_FLAG_SNAPSHOT_MODE_WIDTH 1
9116 #define MC_CMD_INIT_RXQ_V4_IN_PACKED_STREAM_BUFF_SIZE_OFST 16
9117 #define MC_CMD_INIT_RXQ_V4_IN_PACKED_STREAM_BUFF_SIZE_LBN 15
9118 #define MC_CMD_INIT_RXQ_V4_IN_PACKED_STREAM_BUFF_SIZE_WIDTH 3
9119 #define MC_CMD_INIT_RXQ_V4_IN_PS_BUFF_1M 0x0 /* enum */
9120 #define MC_CMD_INIT_RXQ_V4_IN_PS_BUFF_512K 0x1 /* enum */
9121 #define MC_CMD_INIT_RXQ_V4_IN_PS_BUFF_256K 0x2 /* enum */
9122 #define MC_CMD_INIT_RXQ_V4_IN_PS_BUFF_128K 0x3 /* enum */
9123 #define MC_CMD_INIT_RXQ_V4_IN_PS_BUFF_64K 0x4 /* enum */
9124 #define MC_CMD_INIT_RXQ_V4_IN_FLAG_WANT_OUTER_CLASSES_OFST 16
9125 #define MC_CMD_INIT_RXQ_V4_IN_FLAG_WANT_OUTER_CLASSES_LBN 18
9126 #define MC_CMD_INIT_RXQ_V4_IN_FLAG_WANT_OUTER_CLASSES_WIDTH 1
9127 #define MC_CMD_INIT_RXQ_V4_IN_FLAG_FORCE_EV_MERGING_OFST 16
9128 #define MC_CMD_INIT_RXQ_V4_IN_FLAG_FORCE_EV_MERGING_LBN 19
9129 #define MC_CMD_INIT_RXQ_V4_IN_FLAG_FORCE_EV_MERGING_WIDTH 1
9130 #define MC_CMD_INIT_RXQ_V4_IN_FLAG_NO_CONT_EV_OFST 16
9131 #define MC_CMD_INIT_RXQ_V4_IN_FLAG_NO_CONT_EV_LBN 20
9132 #define MC_CMD_INIT_RXQ_V4_IN_FLAG_NO_CONT_EV_WIDTH 1
9133 /* Owner ID to use if in buffer mode (zero if physical) */
9134 #define MC_CMD_INIT_RXQ_V4_IN_OWNER_ID_OFST 20
9135 #define MC_CMD_INIT_RXQ_V4_IN_OWNER_ID_LEN 4
9136 /* The port ID associated with the v-adaptor which should contain this DMAQ. */
9137 #define MC_CMD_INIT_RXQ_V4_IN_PORT_ID_OFST 24
9138 #define MC_CMD_INIT_RXQ_V4_IN_PORT_ID_LEN 4
9139 /* 64-bit address of 4k of 4k-aligned host memory buffer */
9140 #define MC_CMD_INIT_RXQ_V4_IN_DMA_ADDR_OFST 28
9141 #define MC_CMD_INIT_RXQ_V4_IN_DMA_ADDR_LEN 8
9142 #define MC_CMD_INIT_RXQ_V4_IN_DMA_ADDR_LO_OFST 28
9143 #define MC_CMD_INIT_RXQ_V4_IN_DMA_ADDR_HI_OFST 32
9144 #define MC_CMD_INIT_RXQ_V4_IN_DMA_ADDR_NUM 64
9145 /* Maximum length of packet to receive, if SNAPSHOT_MODE flag is set */
9146 #define MC_CMD_INIT_RXQ_V4_IN_SNAPSHOT_LENGTH_OFST 540
9147 #define MC_CMD_INIT_RXQ_V4_IN_SNAPSHOT_LENGTH_LEN 4
9148 /* The number of packet buffers that will be contained within each
9149  * EQUAL_STRIDE_SUPER_BUFFER format bucket supplied by the driver. This field
9150  * is ignored unless DMA_MODE == EQUAL_STRIDE_SUPER_BUFFER.
9151  */
9152 #define MC_CMD_INIT_RXQ_V4_IN_ES_PACKET_BUFFERS_PER_BUCKET_OFST 544
9153 #define MC_CMD_INIT_RXQ_V4_IN_ES_PACKET_BUFFERS_PER_BUCKET_LEN 4
9154 /* The length in bytes of the area in each packet buffer that can be written to
9155  * by the adapter. This is used to store the packet prefix and the packet
9156  * payload. This length does not include any end padding added by the driver.
9157  * This field is ignored unless DMA_MODE == EQUAL_STRIDE_SUPER_BUFFER.
9158  */
9159 #define MC_CMD_INIT_RXQ_V4_IN_ES_MAX_DMA_LEN_OFST 548
9160 #define MC_CMD_INIT_RXQ_V4_IN_ES_MAX_DMA_LEN_LEN 4
9161 /* The length in bytes of a single packet buffer within a
9162  * EQUAL_STRIDE_SUPER_BUFFER format bucket. This field is ignored unless
9163  * DMA_MODE == EQUAL_STRIDE_SUPER_BUFFER.
9164  */
9165 #define MC_CMD_INIT_RXQ_V4_IN_ES_PACKET_STRIDE_OFST 552
9166 #define MC_CMD_INIT_RXQ_V4_IN_ES_PACKET_STRIDE_LEN 4
9167 /* The maximum time in nanoseconds that the datapath will be backpressured if
9168  * there are no RX descriptors available. If the timeout is reached and there
9169  * are still no descriptors then the packet will be dropped. A timeout of 0
9170  * means the datapath will never be blocked. This field is ignored unless
9171  * DMA_MODE == EQUAL_STRIDE_SUPER_BUFFER.
9172  */
9173 #define MC_CMD_INIT_RXQ_V4_IN_ES_HEAD_OF_LINE_BLOCK_TIMEOUT_OFST 556
9174 #define MC_CMD_INIT_RXQ_V4_IN_ES_HEAD_OF_LINE_BLOCK_TIMEOUT_LEN 4
9175 /* V4 message data */
9176 #define MC_CMD_INIT_RXQ_V4_IN_V4_DATA_OFST 560
9177 #define MC_CMD_INIT_RXQ_V4_IN_V4_DATA_LEN 4
9178 /* Size in bytes of buffers attached to descriptors posted to this queue. Set
9179  * to zero if using this message on non-QDMA based platforms. Currently in
9180  * Riverhead there is a global limit of eight different buffer sizes across all
9181  * active queues. A 2KB and 4KB buffer is guaranteed to be available, but a
9182  * request for a different buffer size will fail if there are already eight
9183  * other buffer sizes in use. In future Riverhead this limit will go away and
9184  * any size will be accepted.
9185  */
9186 #define MC_CMD_INIT_RXQ_V4_IN_BUFFER_SIZE_BYTES_OFST 560
9187 #define MC_CMD_INIT_RXQ_V4_IN_BUFFER_SIZE_BYTES_LEN 4
9188
9189 /* MC_CMD_INIT_RXQ_V5_IN msgrequest: INIT_RXQ request with ability to request a
9190  * different RX packet prefix
9191  */
9192 #define MC_CMD_INIT_RXQ_V5_IN_LEN 568
9193 /* Size, in entries */
9194 #define MC_CMD_INIT_RXQ_V5_IN_SIZE_OFST 0
9195 #define MC_CMD_INIT_RXQ_V5_IN_SIZE_LEN 4
9196 /* The EVQ to send events to. This is an index originally specified to
9197  * INIT_EVQ. If DMA_MODE == PACKED_STREAM this must be equal to INSTANCE.
9198  */
9199 #define MC_CMD_INIT_RXQ_V5_IN_TARGET_EVQ_OFST 4
9200 #define MC_CMD_INIT_RXQ_V5_IN_TARGET_EVQ_LEN 4
9201 /* The value to put in the event data. Check hardware spec. for valid range.
9202  * This field is ignored if DMA_MODE == EQUAL_STRIDE_SUPER_BUFFER or DMA_MODE
9203  * == PACKED_STREAM.
9204  */
9205 #define MC_CMD_INIT_RXQ_V5_IN_LABEL_OFST 8
9206 #define MC_CMD_INIT_RXQ_V5_IN_LABEL_LEN 4
9207 /* Desired instance. Must be set to a specific instance, which is a function
9208  * local queue index.
9209  */
9210 #define MC_CMD_INIT_RXQ_V5_IN_INSTANCE_OFST 12
9211 #define MC_CMD_INIT_RXQ_V5_IN_INSTANCE_LEN 4
9212 /* There will be more flags here. */
9213 #define MC_CMD_INIT_RXQ_V5_IN_FLAGS_OFST 16
9214 #define MC_CMD_INIT_RXQ_V5_IN_FLAGS_LEN 4
9215 #define MC_CMD_INIT_RXQ_V5_IN_FLAG_BUFF_MODE_OFST 16
9216 #define MC_CMD_INIT_RXQ_V5_IN_FLAG_BUFF_MODE_LBN 0
9217 #define MC_CMD_INIT_RXQ_V5_IN_FLAG_BUFF_MODE_WIDTH 1
9218 #define MC_CMD_INIT_RXQ_V5_IN_FLAG_HDR_SPLIT_OFST 16
9219 #define MC_CMD_INIT_RXQ_V5_IN_FLAG_HDR_SPLIT_LBN 1
9220 #define MC_CMD_INIT_RXQ_V5_IN_FLAG_HDR_SPLIT_WIDTH 1
9221 #define MC_CMD_INIT_RXQ_V5_IN_FLAG_TIMESTAMP_OFST 16
9222 #define MC_CMD_INIT_RXQ_V5_IN_FLAG_TIMESTAMP_LBN 2
9223 #define MC_CMD_INIT_RXQ_V5_IN_FLAG_TIMESTAMP_WIDTH 1
9224 #define MC_CMD_INIT_RXQ_V5_IN_CRC_MODE_OFST 16
9225 #define MC_CMD_INIT_RXQ_V5_IN_CRC_MODE_LBN 3
9226 #define MC_CMD_INIT_RXQ_V5_IN_CRC_MODE_WIDTH 4
9227 #define MC_CMD_INIT_RXQ_V5_IN_FLAG_CHAIN_OFST 16
9228 #define MC_CMD_INIT_RXQ_V5_IN_FLAG_CHAIN_LBN 7
9229 #define MC_CMD_INIT_RXQ_V5_IN_FLAG_CHAIN_WIDTH 1
9230 #define MC_CMD_INIT_RXQ_V5_IN_FLAG_PREFIX_OFST 16
9231 #define MC_CMD_INIT_RXQ_V5_IN_FLAG_PREFIX_LBN 8
9232 #define MC_CMD_INIT_RXQ_V5_IN_FLAG_PREFIX_WIDTH 1
9233 #define MC_CMD_INIT_RXQ_V5_IN_FLAG_DISABLE_SCATTER_OFST 16
9234 #define MC_CMD_INIT_RXQ_V5_IN_FLAG_DISABLE_SCATTER_LBN 9
9235 #define MC_CMD_INIT_RXQ_V5_IN_FLAG_DISABLE_SCATTER_WIDTH 1
9236 #define MC_CMD_INIT_RXQ_V5_IN_DMA_MODE_OFST 16
9237 #define MC_CMD_INIT_RXQ_V5_IN_DMA_MODE_LBN 10
9238 #define MC_CMD_INIT_RXQ_V5_IN_DMA_MODE_WIDTH 4
9239 /* enum: One packet per descriptor (for normal networking) */
9240 #define MC_CMD_INIT_RXQ_V5_IN_SINGLE_PACKET 0x0
9241 /* enum: Pack multiple packets into large descriptors (for SolarCapture) */
9242 #define MC_CMD_INIT_RXQ_V5_IN_PACKED_STREAM 0x1
9243 /* enum: Pack multiple packets into large descriptors using the format designed
9244  * to maximise packet rate. This mode uses 1 "bucket" per descriptor with
9245  * multiple fixed-size packet buffers within each bucket. For a full
9246  * description see SF-119419-TC. This mode is only supported by "dpdk" datapath
9247  * firmware.
9248  */
9249 #define MC_CMD_INIT_RXQ_V5_IN_EQUAL_STRIDE_SUPER_BUFFER 0x2
9250 /* enum: Deprecated name for EQUAL_STRIDE_SUPER_BUFFER. */
9251 #define MC_CMD_INIT_RXQ_V5_IN_EQUAL_STRIDE_PACKED_STREAM 0x2
9252 #define MC_CMD_INIT_RXQ_V5_IN_FLAG_SNAPSHOT_MODE_OFST 16
9253 #define MC_CMD_INIT_RXQ_V5_IN_FLAG_SNAPSHOT_MODE_LBN 14
9254 #define MC_CMD_INIT_RXQ_V5_IN_FLAG_SNAPSHOT_MODE_WIDTH 1
9255 #define MC_CMD_INIT_RXQ_V5_IN_PACKED_STREAM_BUFF_SIZE_OFST 16
9256 #define MC_CMD_INIT_RXQ_V5_IN_PACKED_STREAM_BUFF_SIZE_LBN 15
9257 #define MC_CMD_INIT_RXQ_V5_IN_PACKED_STREAM_BUFF_SIZE_WIDTH 3
9258 #define MC_CMD_INIT_RXQ_V5_IN_PS_BUFF_1M 0x0 /* enum */
9259 #define MC_CMD_INIT_RXQ_V5_IN_PS_BUFF_512K 0x1 /* enum */
9260 #define MC_CMD_INIT_RXQ_V5_IN_PS_BUFF_256K 0x2 /* enum */
9261 #define MC_CMD_INIT_RXQ_V5_IN_PS_BUFF_128K 0x3 /* enum */
9262 #define MC_CMD_INIT_RXQ_V5_IN_PS_BUFF_64K 0x4 /* enum */
9263 #define MC_CMD_INIT_RXQ_V5_IN_FLAG_WANT_OUTER_CLASSES_OFST 16
9264 #define MC_CMD_INIT_RXQ_V5_IN_FLAG_WANT_OUTER_CLASSES_LBN 18
9265 #define MC_CMD_INIT_RXQ_V5_IN_FLAG_WANT_OUTER_CLASSES_WIDTH 1
9266 #define MC_CMD_INIT_RXQ_V5_IN_FLAG_FORCE_EV_MERGING_OFST 16
9267 #define MC_CMD_INIT_RXQ_V5_IN_FLAG_FORCE_EV_MERGING_LBN 19
9268 #define MC_CMD_INIT_RXQ_V5_IN_FLAG_FORCE_EV_MERGING_WIDTH 1
9269 #define MC_CMD_INIT_RXQ_V5_IN_FLAG_NO_CONT_EV_OFST 16
9270 #define MC_CMD_INIT_RXQ_V5_IN_FLAG_NO_CONT_EV_LBN 20
9271 #define MC_CMD_INIT_RXQ_V5_IN_FLAG_NO_CONT_EV_WIDTH 1
9272 /* Owner ID to use if in buffer mode (zero if physical) */
9273 #define MC_CMD_INIT_RXQ_V5_IN_OWNER_ID_OFST 20
9274 #define MC_CMD_INIT_RXQ_V5_IN_OWNER_ID_LEN 4
9275 /* The port ID associated with the v-adaptor which should contain this DMAQ. */
9276 #define MC_CMD_INIT_RXQ_V5_IN_PORT_ID_OFST 24
9277 #define MC_CMD_INIT_RXQ_V5_IN_PORT_ID_LEN 4
9278 /* 64-bit address of 4k of 4k-aligned host memory buffer */
9279 #define MC_CMD_INIT_RXQ_V5_IN_DMA_ADDR_OFST 28
9280 #define MC_CMD_INIT_RXQ_V5_IN_DMA_ADDR_LEN 8
9281 #define MC_CMD_INIT_RXQ_V5_IN_DMA_ADDR_LO_OFST 28
9282 #define MC_CMD_INIT_RXQ_V5_IN_DMA_ADDR_HI_OFST 32
9283 #define MC_CMD_INIT_RXQ_V5_IN_DMA_ADDR_NUM 64
9284 /* Maximum length of packet to receive, if SNAPSHOT_MODE flag is set */
9285 #define MC_CMD_INIT_RXQ_V5_IN_SNAPSHOT_LENGTH_OFST 540
9286 #define MC_CMD_INIT_RXQ_V5_IN_SNAPSHOT_LENGTH_LEN 4
9287 /* The number of packet buffers that will be contained within each
9288  * EQUAL_STRIDE_SUPER_BUFFER format bucket supplied by the driver. This field
9289  * is ignored unless DMA_MODE == EQUAL_STRIDE_SUPER_BUFFER.
9290  */
9291 #define MC_CMD_INIT_RXQ_V5_IN_ES_PACKET_BUFFERS_PER_BUCKET_OFST 544
9292 #define MC_CMD_INIT_RXQ_V5_IN_ES_PACKET_BUFFERS_PER_BUCKET_LEN 4
9293 /* The length in bytes of the area in each packet buffer that can be written to
9294  * by the adapter. This is used to store the packet prefix and the packet
9295  * payload. This length does not include any end padding added by the driver.
9296  * This field is ignored unless DMA_MODE == EQUAL_STRIDE_SUPER_BUFFER.
9297  */
9298 #define MC_CMD_INIT_RXQ_V5_IN_ES_MAX_DMA_LEN_OFST 548
9299 #define MC_CMD_INIT_RXQ_V5_IN_ES_MAX_DMA_LEN_LEN 4
9300 /* The length in bytes of a single packet buffer within a
9301  * EQUAL_STRIDE_SUPER_BUFFER format bucket. This field is ignored unless
9302  * DMA_MODE == EQUAL_STRIDE_SUPER_BUFFER.
9303  */
9304 #define MC_CMD_INIT_RXQ_V5_IN_ES_PACKET_STRIDE_OFST 552
9305 #define MC_CMD_INIT_RXQ_V5_IN_ES_PACKET_STRIDE_LEN 4
9306 /* The maximum time in nanoseconds that the datapath will be backpressured if
9307  * there are no RX descriptors available. If the timeout is reached and there
9308  * are still no descriptors then the packet will be dropped. A timeout of 0
9309  * means the datapath will never be blocked. This field is ignored unless
9310  * DMA_MODE == EQUAL_STRIDE_SUPER_BUFFER.
9311  */
9312 #define MC_CMD_INIT_RXQ_V5_IN_ES_HEAD_OF_LINE_BLOCK_TIMEOUT_OFST 556
9313 #define MC_CMD_INIT_RXQ_V5_IN_ES_HEAD_OF_LINE_BLOCK_TIMEOUT_LEN 4
9314 /* V4 message data */
9315 #define MC_CMD_INIT_RXQ_V5_IN_V4_DATA_OFST 560
9316 #define MC_CMD_INIT_RXQ_V5_IN_V4_DATA_LEN 4
9317 /* Size in bytes of buffers attached to descriptors posted to this queue. Set
9318  * to zero if using this message on non-QDMA based platforms. Currently in
9319  * Riverhead there is a global limit of eight different buffer sizes across all
9320  * active queues. A 2KB and 4KB buffer is guaranteed to be available, but a
9321  * request for a different buffer size will fail if there are already eight
9322  * other buffer sizes in use. In future Riverhead this limit will go away and
9323  * any size will be accepted.
9324  */
9325 #define MC_CMD_INIT_RXQ_V5_IN_BUFFER_SIZE_BYTES_OFST 560
9326 #define MC_CMD_INIT_RXQ_V5_IN_BUFFER_SIZE_BYTES_LEN 4
9327 /* Prefix id for the RX prefix format to use on packets delivered this queue.
9328  * Zero is always a valid prefix id and means the default prefix format
9329  * documented for the platform. Other prefix ids can be obtained by calling
9330  * MC_CMD_GET_RX_PREFIX_ID with a requested set of prefix fields.
9331  */
9332 #define MC_CMD_INIT_RXQ_V5_IN_RX_PREFIX_ID_OFST 564
9333 #define MC_CMD_INIT_RXQ_V5_IN_RX_PREFIX_ID_LEN 4
9334
9335 /* MC_CMD_INIT_RXQ_OUT msgresponse */
9336 #define MC_CMD_INIT_RXQ_OUT_LEN 0
9337
9338 /* MC_CMD_INIT_RXQ_EXT_OUT msgresponse */
9339 #define MC_CMD_INIT_RXQ_EXT_OUT_LEN 0
9340
9341 /* MC_CMD_INIT_RXQ_V3_OUT msgresponse */
9342 #define MC_CMD_INIT_RXQ_V3_OUT_LEN 0
9343
9344 /* MC_CMD_INIT_RXQ_V4_OUT msgresponse */
9345 #define MC_CMD_INIT_RXQ_V4_OUT_LEN 0
9346
9347 /* MC_CMD_INIT_RXQ_V5_OUT msgresponse */
9348 #define MC_CMD_INIT_RXQ_V5_OUT_LEN 0
9349
9350
9351 /***********************************/
9352 /* MC_CMD_INIT_TXQ
9353  */
9354 #define MC_CMD_INIT_TXQ 0x82
9355 #undef  MC_CMD_0x82_PRIVILEGE_CTG
9356
9357 #define MC_CMD_0x82_PRIVILEGE_CTG SRIOV_CTG_GENERAL
9358
9359 /* MC_CMD_INIT_TXQ_IN msgrequest: Legacy INIT_TXQ request. Use extended version
9360  * in new code.
9361  */
9362 #define MC_CMD_INIT_TXQ_IN_LENMIN 36
9363 #define MC_CMD_INIT_TXQ_IN_LENMAX 252
9364 #define MC_CMD_INIT_TXQ_IN_LENMAX_MCDI2 1020
9365 #define MC_CMD_INIT_TXQ_IN_LEN(num) (28+8*(num))
9366 #define MC_CMD_INIT_TXQ_IN_DMA_ADDR_NUM(len) (((len)-28)/8)
9367 /* Size, in entries */
9368 #define MC_CMD_INIT_TXQ_IN_SIZE_OFST 0
9369 #define MC_CMD_INIT_TXQ_IN_SIZE_LEN 4
9370 /* The EVQ to send events to. This is an index originally specified to
9371  * INIT_EVQ.
9372  */
9373 #define MC_CMD_INIT_TXQ_IN_TARGET_EVQ_OFST 4
9374 #define MC_CMD_INIT_TXQ_IN_TARGET_EVQ_LEN 4
9375 /* The value to put in the event data. Check hardware spec. for valid range. */
9376 #define MC_CMD_INIT_TXQ_IN_LABEL_OFST 8
9377 #define MC_CMD_INIT_TXQ_IN_LABEL_LEN 4
9378 /* Desired instance. Must be set to a specific instance, which is a function
9379  * local queue index.
9380  */
9381 #define MC_CMD_INIT_TXQ_IN_INSTANCE_OFST 12
9382 #define MC_CMD_INIT_TXQ_IN_INSTANCE_LEN 4
9383 /* There will be more flags here. */
9384 #define MC_CMD_INIT_TXQ_IN_FLAGS_OFST 16
9385 #define MC_CMD_INIT_TXQ_IN_FLAGS_LEN 4
9386 #define MC_CMD_INIT_TXQ_IN_FLAG_BUFF_MODE_OFST 16
9387 #define MC_CMD_INIT_TXQ_IN_FLAG_BUFF_MODE_LBN 0
9388 #define MC_CMD_INIT_TXQ_IN_FLAG_BUFF_MODE_WIDTH 1
9389 #define MC_CMD_INIT_TXQ_IN_FLAG_IP_CSUM_DIS_OFST 16
9390 #define MC_CMD_INIT_TXQ_IN_FLAG_IP_CSUM_DIS_LBN 1
9391 #define MC_CMD_INIT_TXQ_IN_FLAG_IP_CSUM_DIS_WIDTH 1
9392 #define MC_CMD_INIT_TXQ_IN_FLAG_TCP_CSUM_DIS_OFST 16
9393 #define MC_CMD_INIT_TXQ_IN_FLAG_TCP_CSUM_DIS_LBN 2
9394 #define MC_CMD_INIT_TXQ_IN_FLAG_TCP_CSUM_DIS_WIDTH 1
9395 #define MC_CMD_INIT_TXQ_IN_FLAG_TCP_UDP_ONLY_OFST 16
9396 #define MC_CMD_INIT_TXQ_IN_FLAG_TCP_UDP_ONLY_LBN 3
9397 #define MC_CMD_INIT_TXQ_IN_FLAG_TCP_UDP_ONLY_WIDTH 1
9398 #define MC_CMD_INIT_TXQ_IN_CRC_MODE_OFST 16
9399 #define MC_CMD_INIT_TXQ_IN_CRC_MODE_LBN 4
9400 #define MC_CMD_INIT_TXQ_IN_CRC_MODE_WIDTH 4
9401 #define MC_CMD_INIT_TXQ_IN_FLAG_TIMESTAMP_OFST 16
9402 #define MC_CMD_INIT_TXQ_IN_FLAG_TIMESTAMP_LBN 8
9403 #define MC_CMD_INIT_TXQ_IN_FLAG_TIMESTAMP_WIDTH 1
9404 #define MC_CMD_INIT_TXQ_IN_FLAG_PACER_BYPASS_OFST 16
9405 #define MC_CMD_INIT_TXQ_IN_FLAG_PACER_BYPASS_LBN 9
9406 #define MC_CMD_INIT_TXQ_IN_FLAG_PACER_BYPASS_WIDTH 1
9407 #define MC_CMD_INIT_TXQ_IN_FLAG_INNER_IP_CSUM_EN_OFST 16
9408 #define MC_CMD_INIT_TXQ_IN_FLAG_INNER_IP_CSUM_EN_LBN 10
9409 #define MC_CMD_INIT_TXQ_IN_FLAG_INNER_IP_CSUM_EN_WIDTH 1
9410 #define MC_CMD_INIT_TXQ_IN_FLAG_INNER_TCP_CSUM_EN_OFST 16
9411 #define MC_CMD_INIT_TXQ_IN_FLAG_INNER_TCP_CSUM_EN_LBN 11
9412 #define MC_CMD_INIT_TXQ_IN_FLAG_INNER_TCP_CSUM_EN_WIDTH 1
9413 /* Owner ID to use if in buffer mode (zero if physical) */
9414 #define MC_CMD_INIT_TXQ_IN_OWNER_ID_OFST 20
9415 #define MC_CMD_INIT_TXQ_IN_OWNER_ID_LEN 4
9416 /* The port ID associated with the v-adaptor which should contain this DMAQ. */
9417 #define MC_CMD_INIT_TXQ_IN_PORT_ID_OFST 24
9418 #define MC_CMD_INIT_TXQ_IN_PORT_ID_LEN 4
9419 /* 64-bit address of 4k of 4k-aligned host memory buffer */
9420 #define MC_CMD_INIT_TXQ_IN_DMA_ADDR_OFST 28
9421 #define MC_CMD_INIT_TXQ_IN_DMA_ADDR_LEN 8
9422 #define MC_CMD_INIT_TXQ_IN_DMA_ADDR_LO_OFST 28
9423 #define MC_CMD_INIT_TXQ_IN_DMA_ADDR_HI_OFST 32
9424 #define MC_CMD_INIT_TXQ_IN_DMA_ADDR_MINNUM 1
9425 #define MC_CMD_INIT_TXQ_IN_DMA_ADDR_MAXNUM 28
9426 #define MC_CMD_INIT_TXQ_IN_DMA_ADDR_MAXNUM_MCDI2 124
9427
9428 /* MC_CMD_INIT_TXQ_EXT_IN msgrequest: Extended INIT_TXQ with additional mode
9429  * flags
9430  */
9431 #define MC_CMD_INIT_TXQ_EXT_IN_LEN 544
9432 /* Size, in entries */
9433 #define MC_CMD_INIT_TXQ_EXT_IN_SIZE_OFST 0
9434 #define MC_CMD_INIT_TXQ_EXT_IN_SIZE_LEN 4
9435 /* The EVQ to send events to. This is an index originally specified to
9436  * INIT_EVQ.
9437  */
9438 #define MC_CMD_INIT_TXQ_EXT_IN_TARGET_EVQ_OFST 4
9439 #define MC_CMD_INIT_TXQ_EXT_IN_TARGET_EVQ_LEN 4
9440 /* The value to put in the event data. Check hardware spec. for valid range. */
9441 #define MC_CMD_INIT_TXQ_EXT_IN_LABEL_OFST 8
9442 #define MC_CMD_INIT_TXQ_EXT_IN_LABEL_LEN 4
9443 /* Desired instance. Must be set to a specific instance, which is a function
9444  * local queue index.
9445  */
9446 #define MC_CMD_INIT_TXQ_EXT_IN_INSTANCE_OFST 12
9447 #define MC_CMD_INIT_TXQ_EXT_IN_INSTANCE_LEN 4
9448 /* There will be more flags here. */
9449 #define MC_CMD_INIT_TXQ_EXT_IN_FLAGS_OFST 16
9450 #define MC_CMD_INIT_TXQ_EXT_IN_FLAGS_LEN 4
9451 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_BUFF_MODE_OFST 16
9452 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_BUFF_MODE_LBN 0
9453 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_BUFF_MODE_WIDTH 1
9454 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_IP_CSUM_DIS_OFST 16
9455 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_IP_CSUM_DIS_LBN 1
9456 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_IP_CSUM_DIS_WIDTH 1
9457 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_TCP_CSUM_DIS_OFST 16
9458 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_TCP_CSUM_DIS_LBN 2
9459 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_TCP_CSUM_DIS_WIDTH 1
9460 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_TCP_UDP_ONLY_OFST 16
9461 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_TCP_UDP_ONLY_LBN 3
9462 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_TCP_UDP_ONLY_WIDTH 1
9463 #define MC_CMD_INIT_TXQ_EXT_IN_CRC_MODE_OFST 16
9464 #define MC_CMD_INIT_TXQ_EXT_IN_CRC_MODE_LBN 4
9465 #define MC_CMD_INIT_TXQ_EXT_IN_CRC_MODE_WIDTH 4
9466 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_TIMESTAMP_OFST 16
9467 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_TIMESTAMP_LBN 8
9468 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_TIMESTAMP_WIDTH 1
9469 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_PACER_BYPASS_OFST 16
9470 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_PACER_BYPASS_LBN 9
9471 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_PACER_BYPASS_WIDTH 1
9472 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_INNER_IP_CSUM_EN_OFST 16
9473 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_INNER_IP_CSUM_EN_LBN 10
9474 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_INNER_IP_CSUM_EN_WIDTH 1
9475 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_INNER_TCP_CSUM_EN_OFST 16
9476 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_INNER_TCP_CSUM_EN_LBN 11
9477 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_INNER_TCP_CSUM_EN_WIDTH 1
9478 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_TSOV2_EN_OFST 16
9479 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_TSOV2_EN_LBN 12
9480 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_TSOV2_EN_WIDTH 1
9481 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_CTPIO_OFST 16
9482 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_CTPIO_LBN 13
9483 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_CTPIO_WIDTH 1
9484 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_CTPIO_UTHRESH_OFST 16
9485 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_CTPIO_UTHRESH_LBN 14
9486 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_CTPIO_UTHRESH_WIDTH 1
9487 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_M2M_D2C_OFST 16
9488 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_M2M_D2C_LBN 15
9489 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_M2M_D2C_WIDTH 1
9490 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_DESC_PROXY_OFST 16
9491 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_DESC_PROXY_LBN 16
9492 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_DESC_PROXY_WIDTH 1
9493 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_ABS_TARGET_EVQ_OFST 16
9494 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_ABS_TARGET_EVQ_LBN 17
9495 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_ABS_TARGET_EVQ_WIDTH 1
9496 /* Owner ID to use if in buffer mode (zero if physical) */
9497 #define MC_CMD_INIT_TXQ_EXT_IN_OWNER_ID_OFST 20
9498 #define MC_CMD_INIT_TXQ_EXT_IN_OWNER_ID_LEN 4
9499 /* The port ID associated with the v-adaptor which should contain this DMAQ. */
9500 #define MC_CMD_INIT_TXQ_EXT_IN_PORT_ID_OFST 24
9501 #define MC_CMD_INIT_TXQ_EXT_IN_PORT_ID_LEN 4
9502 /* 64-bit address of 4k of 4k-aligned host memory buffer */
9503 #define MC_CMD_INIT_TXQ_EXT_IN_DMA_ADDR_OFST 28
9504 #define MC_CMD_INIT_TXQ_EXT_IN_DMA_ADDR_LEN 8
9505 #define MC_CMD_INIT_TXQ_EXT_IN_DMA_ADDR_LO_OFST 28
9506 #define MC_CMD_INIT_TXQ_EXT_IN_DMA_ADDR_HI_OFST 32
9507 #define MC_CMD_INIT_TXQ_EXT_IN_DMA_ADDR_MINNUM 1
9508 #define MC_CMD_INIT_TXQ_EXT_IN_DMA_ADDR_MAXNUM 64
9509 #define MC_CMD_INIT_TXQ_EXT_IN_DMA_ADDR_MAXNUM_MCDI2 64
9510 /* Flags related to Qbb flow control mode. */
9511 #define MC_CMD_INIT_TXQ_EXT_IN_QBB_FLAGS_OFST 540
9512 #define MC_CMD_INIT_TXQ_EXT_IN_QBB_FLAGS_LEN 4
9513 #define MC_CMD_INIT_TXQ_EXT_IN_QBB_ENABLE_OFST 540
9514 #define MC_CMD_INIT_TXQ_EXT_IN_QBB_ENABLE_LBN 0
9515 #define MC_CMD_INIT_TXQ_EXT_IN_QBB_ENABLE_WIDTH 1
9516 #define MC_CMD_INIT_TXQ_EXT_IN_QBB_PRIORITY_OFST 540
9517 #define MC_CMD_INIT_TXQ_EXT_IN_QBB_PRIORITY_LBN 1
9518 #define MC_CMD_INIT_TXQ_EXT_IN_QBB_PRIORITY_WIDTH 3
9519
9520 /* MC_CMD_INIT_TXQ_OUT msgresponse */
9521 #define MC_CMD_INIT_TXQ_OUT_LEN 0
9522
9523
9524 /***********************************/
9525 /* MC_CMD_FINI_EVQ
9526  * Teardown an EVQ.
9527  *
9528  * All DMAQs or EVQs that point to the EVQ to tear down must be torn down first
9529  * or the operation will fail with EBUSY
9530  */
9531 #define MC_CMD_FINI_EVQ 0x83
9532 #undef  MC_CMD_0x83_PRIVILEGE_CTG
9533
9534 #define MC_CMD_0x83_PRIVILEGE_CTG SRIOV_CTG_GENERAL
9535
9536 /* MC_CMD_FINI_EVQ_IN msgrequest */
9537 #define MC_CMD_FINI_EVQ_IN_LEN 4
9538 /* Instance of EVQ to destroy. Should be the same instance as that previously
9539  * passed to INIT_EVQ
9540  */
9541 #define MC_CMD_FINI_EVQ_IN_INSTANCE_OFST 0
9542 #define MC_CMD_FINI_EVQ_IN_INSTANCE_LEN 4
9543
9544 /* MC_CMD_FINI_EVQ_OUT msgresponse */
9545 #define MC_CMD_FINI_EVQ_OUT_LEN 0
9546
9547
9548 /***********************************/
9549 /* MC_CMD_FINI_RXQ
9550  * Teardown a RXQ.
9551  */
9552 #define MC_CMD_FINI_RXQ 0x84
9553 #undef  MC_CMD_0x84_PRIVILEGE_CTG
9554
9555 #define MC_CMD_0x84_PRIVILEGE_CTG SRIOV_CTG_GENERAL
9556
9557 /* MC_CMD_FINI_RXQ_IN msgrequest */
9558 #define MC_CMD_FINI_RXQ_IN_LEN 4
9559 /* Instance of RXQ to destroy */
9560 #define MC_CMD_FINI_RXQ_IN_INSTANCE_OFST 0
9561 #define MC_CMD_FINI_RXQ_IN_INSTANCE_LEN 4
9562
9563 /* MC_CMD_FINI_RXQ_OUT msgresponse */
9564 #define MC_CMD_FINI_RXQ_OUT_LEN 0
9565
9566
9567 /***********************************/
9568 /* MC_CMD_FINI_TXQ
9569  * Teardown a TXQ.
9570  */
9571 #define MC_CMD_FINI_TXQ 0x85
9572 #undef  MC_CMD_0x85_PRIVILEGE_CTG
9573
9574 #define MC_CMD_0x85_PRIVILEGE_CTG SRIOV_CTG_GENERAL
9575
9576 /* MC_CMD_FINI_TXQ_IN msgrequest */
9577 #define MC_CMD_FINI_TXQ_IN_LEN 4
9578 /* Instance of TXQ to destroy */
9579 #define MC_CMD_FINI_TXQ_IN_INSTANCE_OFST 0
9580 #define MC_CMD_FINI_TXQ_IN_INSTANCE_LEN 4
9581
9582 /* MC_CMD_FINI_TXQ_OUT msgresponse */
9583 #define MC_CMD_FINI_TXQ_OUT_LEN 0
9584
9585
9586 /***********************************/
9587 /* MC_CMD_DRIVER_EVENT
9588  * Generate an event on an EVQ belonging to the function issuing the command.
9589  */
9590 #define MC_CMD_DRIVER_EVENT 0x86
9591 #undef  MC_CMD_0x86_PRIVILEGE_CTG
9592
9593 #define MC_CMD_0x86_PRIVILEGE_CTG SRIOV_CTG_GENERAL
9594
9595 /* MC_CMD_DRIVER_EVENT_IN msgrequest */
9596 #define MC_CMD_DRIVER_EVENT_IN_LEN 12
9597 /* Handle of target EVQ */
9598 #define MC_CMD_DRIVER_EVENT_IN_EVQ_OFST 0
9599 #define MC_CMD_DRIVER_EVENT_IN_EVQ_LEN 4
9600 /* Bits 0 - 63 of event */
9601 #define MC_CMD_DRIVER_EVENT_IN_DATA_OFST 4
9602 #define MC_CMD_DRIVER_EVENT_IN_DATA_LEN 8
9603 #define MC_CMD_DRIVER_EVENT_IN_DATA_LO_OFST 4
9604 #define MC_CMD_DRIVER_EVENT_IN_DATA_HI_OFST 8
9605
9606 /* MC_CMD_DRIVER_EVENT_OUT msgresponse */
9607 #define MC_CMD_DRIVER_EVENT_OUT_LEN 0
9608
9609
9610 /***********************************/
9611 /* MC_CMD_PROXY_CMD
9612  * Execute an arbitrary MCDI command on behalf of a different function, subject
9613  * to security restrictions. The command to be proxied follows immediately
9614  * afterward in the host buffer (or on the UART). This command supercedes
9615  * MC_CMD_SET_FUNC, which remains available for Siena but now deprecated.
9616  */
9617 #define MC_CMD_PROXY_CMD 0x5b
9618 #undef  MC_CMD_0x5b_PRIVILEGE_CTG
9619
9620 #define MC_CMD_0x5b_PRIVILEGE_CTG SRIOV_CTG_ADMIN
9621
9622 /* MC_CMD_PROXY_CMD_IN msgrequest */
9623 #define MC_CMD_PROXY_CMD_IN_LEN 4
9624 /* The handle of the target function. */
9625 #define MC_CMD_PROXY_CMD_IN_TARGET_OFST 0
9626 #define MC_CMD_PROXY_CMD_IN_TARGET_LEN 4
9627 #define MC_CMD_PROXY_CMD_IN_TARGET_PF_OFST 0
9628 #define MC_CMD_PROXY_CMD_IN_TARGET_PF_LBN 0
9629 #define MC_CMD_PROXY_CMD_IN_TARGET_PF_WIDTH 16
9630 #define MC_CMD_PROXY_CMD_IN_TARGET_VF_OFST 0
9631 #define MC_CMD_PROXY_CMD_IN_TARGET_VF_LBN 16
9632 #define MC_CMD_PROXY_CMD_IN_TARGET_VF_WIDTH 16
9633 #define MC_CMD_PROXY_CMD_IN_VF_NULL 0xffff /* enum */
9634
9635 /* MC_CMD_PROXY_CMD_OUT msgresponse */
9636 #define MC_CMD_PROXY_CMD_OUT_LEN 0
9637
9638 /* MC_PROXY_STATUS_BUFFER structuredef: Host memory status buffer used to
9639  * manage proxied requests
9640  */
9641 #define MC_PROXY_STATUS_BUFFER_LEN 16
9642 /* Handle allocated by the firmware for this proxy transaction */
9643 #define MC_PROXY_STATUS_BUFFER_HANDLE_OFST 0
9644 #define MC_PROXY_STATUS_BUFFER_HANDLE_LEN 4
9645 /* enum: An invalid handle. */
9646 #define MC_PROXY_STATUS_BUFFER_HANDLE_INVALID 0x0
9647 #define MC_PROXY_STATUS_BUFFER_HANDLE_LBN 0
9648 #define MC_PROXY_STATUS_BUFFER_HANDLE_WIDTH 32
9649 /* The requesting physical function number */
9650 #define MC_PROXY_STATUS_BUFFER_PF_OFST 4
9651 #define MC_PROXY_STATUS_BUFFER_PF_LEN 2
9652 #define MC_PROXY_STATUS_BUFFER_PF_LBN 32
9653 #define MC_PROXY_STATUS_BUFFER_PF_WIDTH 16
9654 /* The requesting virtual function number. Set to VF_NULL if the target is a
9655  * PF.
9656  */
9657 #define MC_PROXY_STATUS_BUFFER_VF_OFST 6
9658 #define MC_PROXY_STATUS_BUFFER_VF_LEN 2
9659 #define MC_PROXY_STATUS_BUFFER_VF_LBN 48
9660 #define MC_PROXY_STATUS_BUFFER_VF_WIDTH 16
9661 /* The target function RID. */
9662 #define MC_PROXY_STATUS_BUFFER_RID_OFST 8
9663 #define MC_PROXY_STATUS_BUFFER_RID_LEN 2
9664 #define MC_PROXY_STATUS_BUFFER_RID_LBN 64
9665 #define MC_PROXY_STATUS_BUFFER_RID_WIDTH 16
9666 /* The status of the proxy as described in MC_CMD_PROXY_COMPLETE. */
9667 #define MC_PROXY_STATUS_BUFFER_STATUS_OFST 10
9668 #define MC_PROXY_STATUS_BUFFER_STATUS_LEN 2
9669 #define MC_PROXY_STATUS_BUFFER_STATUS_LBN 80
9670 #define MC_PROXY_STATUS_BUFFER_STATUS_WIDTH 16
9671 /* If a request is authorized rather than carried out by the host, this is the
9672  * elevated privilege mask granted to the requesting function.
9673  */
9674 #define MC_PROXY_STATUS_BUFFER_GRANTED_PRIVILEGES_OFST 12
9675 #define MC_PROXY_STATUS_BUFFER_GRANTED_PRIVILEGES_LEN 4
9676 #define MC_PROXY_STATUS_BUFFER_GRANTED_PRIVILEGES_LBN 96
9677 #define MC_PROXY_STATUS_BUFFER_GRANTED_PRIVILEGES_WIDTH 32
9678
9679
9680 /***********************************/
9681 /* MC_CMD_PROXY_CONFIGURE
9682  * Enable/disable authorization of MCDI requests from unprivileged functions by
9683  * a designated admin function
9684  */
9685 #define MC_CMD_PROXY_CONFIGURE 0x58
9686 #undef  MC_CMD_0x58_PRIVILEGE_CTG
9687
9688 #define MC_CMD_0x58_PRIVILEGE_CTG SRIOV_CTG_ADMIN
9689
9690 /* MC_CMD_PROXY_CONFIGURE_IN msgrequest */
9691 #define MC_CMD_PROXY_CONFIGURE_IN_LEN 108
9692 #define MC_CMD_PROXY_CONFIGURE_IN_FLAGS_OFST 0
9693 #define MC_CMD_PROXY_CONFIGURE_IN_FLAGS_LEN 4
9694 #define MC_CMD_PROXY_CONFIGURE_IN_ENABLE_OFST 0
9695 #define MC_CMD_PROXY_CONFIGURE_IN_ENABLE_LBN 0
9696 #define MC_CMD_PROXY_CONFIGURE_IN_ENABLE_WIDTH 1
9697 /* Host provides a contiguous memory buffer that contains at least NUM_BLOCKS
9698  * of blocks, each of the size REQUEST_BLOCK_SIZE.
9699  */
9700 #define MC_CMD_PROXY_CONFIGURE_IN_STATUS_BUFF_ADDR_OFST 4
9701 #define MC_CMD_PROXY_CONFIGURE_IN_STATUS_BUFF_ADDR_LEN 8
9702 #define MC_CMD_PROXY_CONFIGURE_IN_STATUS_BUFF_ADDR_LO_OFST 4
9703 #define MC_CMD_PROXY_CONFIGURE_IN_STATUS_BUFF_ADDR_HI_OFST 8
9704 /* Must be a power of 2 */
9705 #define MC_CMD_PROXY_CONFIGURE_IN_STATUS_BLOCK_SIZE_OFST 12
9706 #define MC_CMD_PROXY_CONFIGURE_IN_STATUS_BLOCK_SIZE_LEN 4
9707 /* Host provides a contiguous memory buffer that contains at least NUM_BLOCKS
9708  * of blocks, each of the size REPLY_BLOCK_SIZE.
9709  */
9710 #define MC_CMD_PROXY_CONFIGURE_IN_REQUEST_BUFF_ADDR_OFST 16
9711 #define MC_CMD_PROXY_CONFIGURE_IN_REQUEST_BUFF_ADDR_LEN 8
9712 #define MC_CMD_PROXY_CONFIGURE_IN_REQUEST_BUFF_ADDR_LO_OFST 16
9713 #define MC_CMD_PROXY_CONFIGURE_IN_REQUEST_BUFF_ADDR_HI_OFST 20
9714 /* Must be a power of 2 */
9715 #define MC_CMD_PROXY_CONFIGURE_IN_REQUEST_BLOCK_SIZE_OFST 24
9716 #define MC_CMD_PROXY_CONFIGURE_IN_REQUEST_BLOCK_SIZE_LEN 4
9717 /* Host provides a contiguous memory buffer that contains at least NUM_BLOCKS
9718  * of blocks, each of the size STATUS_BLOCK_SIZE. This buffer is only needed if
9719  * host intends to complete proxied operations by using MC_CMD_PROXY_CMD.
9720  */
9721 #define MC_CMD_PROXY_CONFIGURE_IN_REPLY_BUFF_ADDR_OFST 28
9722 #define MC_CMD_PROXY_CONFIGURE_IN_REPLY_BUFF_ADDR_LEN 8
9723 #define MC_CMD_PROXY_CONFIGURE_IN_REPLY_BUFF_ADDR_LO_OFST 28
9724 #define MC_CMD_PROXY_CONFIGURE_IN_REPLY_BUFF_ADDR_HI_OFST 32
9725 /* Must be a power of 2, or zero if this buffer is not provided */
9726 #define MC_CMD_PROXY_CONFIGURE_IN_REPLY_BLOCK_SIZE_OFST 36
9727 #define MC_CMD_PROXY_CONFIGURE_IN_REPLY_BLOCK_SIZE_LEN 4
9728 /* Applies to all three buffers */
9729 #define MC_CMD_PROXY_CONFIGURE_IN_NUM_BLOCKS_OFST 40
9730 #define MC_CMD_PROXY_CONFIGURE_IN_NUM_BLOCKS_LEN 4
9731 /* A bit mask defining which MCDI operations may be proxied */
9732 #define MC_CMD_PROXY_CONFIGURE_IN_ALLOWED_MCDI_MASK_OFST 44
9733 #define MC_CMD_PROXY_CONFIGURE_IN_ALLOWED_MCDI_MASK_LEN 64
9734
9735 /* MC_CMD_PROXY_CONFIGURE_EXT_IN msgrequest */
9736 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_LEN 112
9737 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_FLAGS_OFST 0
9738 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_FLAGS_LEN 4
9739 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_ENABLE_OFST 0
9740 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_ENABLE_LBN 0
9741 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_ENABLE_WIDTH 1
9742 /* Host provides a contiguous memory buffer that contains at least NUM_BLOCKS
9743  * of blocks, each of the size REQUEST_BLOCK_SIZE.
9744  */
9745 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_STATUS_BUFF_ADDR_OFST 4
9746 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_STATUS_BUFF_ADDR_LEN 8
9747 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_STATUS_BUFF_ADDR_LO_OFST 4
9748 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_STATUS_BUFF_ADDR_HI_OFST 8
9749 /* Must be a power of 2 */
9750 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_STATUS_BLOCK_SIZE_OFST 12
9751 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_STATUS_BLOCK_SIZE_LEN 4
9752 /* Host provides a contiguous memory buffer that contains at least NUM_BLOCKS
9753  * of blocks, each of the size REPLY_BLOCK_SIZE.
9754  */
9755 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_REQUEST_BUFF_ADDR_OFST 16
9756 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_REQUEST_BUFF_ADDR_LEN 8
9757 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_REQUEST_BUFF_ADDR_LO_OFST 16
9758 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_REQUEST_BUFF_ADDR_HI_OFST 20
9759 /* Must be a power of 2 */
9760 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_REQUEST_BLOCK_SIZE_OFST 24
9761 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_REQUEST_BLOCK_SIZE_LEN 4
9762 /* Host provides a contiguous memory buffer that contains at least NUM_BLOCKS
9763  * of blocks, each of the size STATUS_BLOCK_SIZE. This buffer is only needed if
9764  * host intends to complete proxied operations by using MC_CMD_PROXY_CMD.
9765  */
9766 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_REPLY_BUFF_ADDR_OFST 28
9767 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_REPLY_BUFF_ADDR_LEN 8
9768 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_REPLY_BUFF_ADDR_LO_OFST 28
9769 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_REPLY_BUFF_ADDR_HI_OFST 32
9770 /* Must be a power of 2, or zero if this buffer is not provided */
9771 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_REPLY_BLOCK_SIZE_OFST 36
9772 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_REPLY_BLOCK_SIZE_LEN 4
9773 /* Applies to all three buffers */
9774 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_NUM_BLOCKS_OFST 40
9775 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_NUM_BLOCKS_LEN 4
9776 /* A bit mask defining which MCDI operations may be proxied */
9777 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_ALLOWED_MCDI_MASK_OFST 44
9778 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_ALLOWED_MCDI_MASK_LEN 64
9779 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_RESERVED_OFST 108
9780 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_RESERVED_LEN 4
9781
9782 /* MC_CMD_PROXY_CONFIGURE_OUT msgresponse */
9783 #define MC_CMD_PROXY_CONFIGURE_OUT_LEN 0
9784
9785
9786 /***********************************/
9787 /* MC_CMD_PROXY_COMPLETE
9788  * Tells FW that a requested proxy operation has either been completed (by
9789  * using MC_CMD_PROXY_CMD) or authorized/declined. May only be sent by the
9790  * function that enabled proxying/authorization (by using
9791  * MC_CMD_PROXY_CONFIGURE).
9792  */
9793 #define MC_CMD_PROXY_COMPLETE 0x5f
9794 #undef  MC_CMD_0x5f_PRIVILEGE_CTG
9795
9796 #define MC_CMD_0x5f_PRIVILEGE_CTG SRIOV_CTG_ADMIN
9797
9798 /* MC_CMD_PROXY_COMPLETE_IN msgrequest */
9799 #define MC_CMD_PROXY_COMPLETE_IN_LEN 12
9800 #define MC_CMD_PROXY_COMPLETE_IN_BLOCK_INDEX_OFST 0
9801 #define MC_CMD_PROXY_COMPLETE_IN_BLOCK_INDEX_LEN 4
9802 #define MC_CMD_PROXY_COMPLETE_IN_STATUS_OFST 4
9803 #define MC_CMD_PROXY_COMPLETE_IN_STATUS_LEN 4
9804 /* enum: The operation has been completed by using MC_CMD_PROXY_CMD, the reply
9805  * is stored in the REPLY_BUFF.
9806  */
9807 #define MC_CMD_PROXY_COMPLETE_IN_COMPLETE 0x0
9808 /* enum: The operation has been authorized. The originating function may now
9809  * try again.
9810  */
9811 #define MC_CMD_PROXY_COMPLETE_IN_AUTHORIZED 0x1
9812 /* enum: The operation has been declined. */
9813 #define MC_CMD_PROXY_COMPLETE_IN_DECLINED 0x2
9814 /* enum: The authorization failed because the relevant application did not
9815  * respond in time.
9816  */
9817 #define MC_CMD_PROXY_COMPLETE_IN_TIMEDOUT 0x3
9818 #define MC_CMD_PROXY_COMPLETE_IN_HANDLE_OFST 8
9819 #define MC_CMD_PROXY_COMPLETE_IN_HANDLE_LEN 4
9820
9821 /* MC_CMD_PROXY_COMPLETE_OUT msgresponse */
9822 #define MC_CMD_PROXY_COMPLETE_OUT_LEN 0
9823
9824
9825 /***********************************/
9826 /* MC_CMD_ALLOC_BUFTBL_CHUNK
9827  * Allocate a set of buffer table entries using the specified owner ID. This
9828  * operation allocates the required buffer table entries (and fails if it
9829  * cannot do so). The buffer table entries will initially be zeroed.
9830  */
9831 #define MC_CMD_ALLOC_BUFTBL_CHUNK 0x87
9832 #undef  MC_CMD_0x87_PRIVILEGE_CTG
9833
9834 #define MC_CMD_0x87_PRIVILEGE_CTG SRIOV_CTG_ONLOAD
9835
9836 /* MC_CMD_ALLOC_BUFTBL_CHUNK_IN msgrequest */
9837 #define MC_CMD_ALLOC_BUFTBL_CHUNK_IN_LEN 8
9838 /* Owner ID to use */
9839 #define MC_CMD_ALLOC_BUFTBL_CHUNK_IN_OWNER_OFST 0
9840 #define MC_CMD_ALLOC_BUFTBL_CHUNK_IN_OWNER_LEN 4
9841 /* Size of buffer table pages to use, in bytes (note that only a few values are
9842  * legal on any specific hardware).
9843  */
9844 #define MC_CMD_ALLOC_BUFTBL_CHUNK_IN_PAGE_SIZE_OFST 4
9845 #define MC_CMD_ALLOC_BUFTBL_CHUNK_IN_PAGE_SIZE_LEN 4
9846
9847 /* MC_CMD_ALLOC_BUFTBL_CHUNK_OUT msgresponse */
9848 #define MC_CMD_ALLOC_BUFTBL_CHUNK_OUT_LEN 12
9849 #define MC_CMD_ALLOC_BUFTBL_CHUNK_OUT_HANDLE_OFST 0
9850 #define MC_CMD_ALLOC_BUFTBL_CHUNK_OUT_HANDLE_LEN 4
9851 #define MC_CMD_ALLOC_BUFTBL_CHUNK_OUT_NUMENTRIES_OFST 4
9852 #define MC_CMD_ALLOC_BUFTBL_CHUNK_OUT_NUMENTRIES_LEN 4
9853 /* Buffer table IDs for use in DMA descriptors. */
9854 #define MC_CMD_ALLOC_BUFTBL_CHUNK_OUT_ID_OFST 8
9855 #define MC_CMD_ALLOC_BUFTBL_CHUNK_OUT_ID_LEN 4
9856
9857
9858 /***********************************/
9859 /* MC_CMD_PROGRAM_BUFTBL_ENTRIES
9860  * Reprogram a set of buffer table entries in the specified chunk.
9861  */
9862 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES 0x88
9863 #undef  MC_CMD_0x88_PRIVILEGE_CTG
9864
9865 #define MC_CMD_0x88_PRIVILEGE_CTG SRIOV_CTG_ONLOAD
9866
9867 /* MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN msgrequest */
9868 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_LENMIN 20
9869 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_LENMAX 268
9870 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_LENMAX_MCDI2 268
9871 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_LEN(num) (12+8*(num))
9872 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_ENTRY_NUM(len) (((len)-12)/8)
9873 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_HANDLE_OFST 0
9874 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_HANDLE_LEN 4
9875 /* ID */
9876 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_FIRSTID_OFST 4
9877 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_FIRSTID_LEN 4
9878 /* Num entries */
9879 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_NUMENTRIES_OFST 8
9880 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_NUMENTRIES_LEN 4
9881 /* Buffer table entry address */
9882 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_ENTRY_OFST 12
9883 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_ENTRY_LEN 8
9884 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_ENTRY_LO_OFST 12
9885 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_ENTRY_HI_OFST 16
9886 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_ENTRY_MINNUM 1
9887 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_ENTRY_MAXNUM 32
9888 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_ENTRY_MAXNUM_MCDI2 32
9889
9890 /* MC_CMD_PROGRAM_BUFTBL_ENTRIES_OUT msgresponse */
9891 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_OUT_LEN 0
9892
9893
9894 /***********************************/
9895 /* MC_CMD_FREE_BUFTBL_CHUNK
9896  */
9897 #define MC_CMD_FREE_BUFTBL_CHUNK 0x89
9898 #undef  MC_CMD_0x89_PRIVILEGE_CTG
9899
9900 #define MC_CMD_0x89_PRIVILEGE_CTG SRIOV_CTG_ONLOAD
9901
9902 /* MC_CMD_FREE_BUFTBL_CHUNK_IN msgrequest */
9903 #define MC_CMD_FREE_BUFTBL_CHUNK_IN_LEN 4
9904 #define MC_CMD_FREE_BUFTBL_CHUNK_IN_HANDLE_OFST 0
9905 #define MC_CMD_FREE_BUFTBL_CHUNK_IN_HANDLE_LEN 4
9906
9907 /* MC_CMD_FREE_BUFTBL_CHUNK_OUT msgresponse */
9908 #define MC_CMD_FREE_BUFTBL_CHUNK_OUT_LEN 0
9909
9910
9911 /***********************************/
9912 /* MC_CMD_FILTER_OP
9913  * Multiplexed MCDI call for filter operations
9914  */
9915 #define MC_CMD_FILTER_OP 0x8a
9916 #undef  MC_CMD_0x8a_PRIVILEGE_CTG
9917
9918 #define MC_CMD_0x8a_PRIVILEGE_CTG SRIOV_CTG_GENERAL
9919
9920 /* MC_CMD_FILTER_OP_IN msgrequest */
9921 #define MC_CMD_FILTER_OP_IN_LEN 108
9922 /* identifies the type of operation requested */
9923 #define MC_CMD_FILTER_OP_IN_OP_OFST 0
9924 #define MC_CMD_FILTER_OP_IN_OP_LEN 4
9925 /* enum: single-recipient filter insert */
9926 #define MC_CMD_FILTER_OP_IN_OP_INSERT 0x0
9927 /* enum: single-recipient filter remove */
9928 #define MC_CMD_FILTER_OP_IN_OP_REMOVE 0x1
9929 /* enum: multi-recipient filter subscribe */
9930 #define MC_CMD_FILTER_OP_IN_OP_SUBSCRIBE 0x2
9931 /* enum: multi-recipient filter unsubscribe */
9932 #define MC_CMD_FILTER_OP_IN_OP_UNSUBSCRIBE 0x3
9933 /* enum: replace one recipient with another (warning - the filter handle may
9934  * change)
9935  */
9936 #define MC_CMD_FILTER_OP_IN_OP_REPLACE 0x4
9937 /* filter handle (for remove / unsubscribe operations) */
9938 #define MC_CMD_FILTER_OP_IN_HANDLE_OFST 4
9939 #define MC_CMD_FILTER_OP_IN_HANDLE_LEN 8
9940 #define MC_CMD_FILTER_OP_IN_HANDLE_LO_OFST 4
9941 #define MC_CMD_FILTER_OP_IN_HANDLE_HI_OFST 8
9942 /* The port ID associated with the v-adaptor which should contain this filter.
9943  */
9944 #define MC_CMD_FILTER_OP_IN_PORT_ID_OFST 12
9945 #define MC_CMD_FILTER_OP_IN_PORT_ID_LEN 4
9946 /* fields to include in match criteria */
9947 #define MC_CMD_FILTER_OP_IN_MATCH_FIELDS_OFST 16
9948 #define MC_CMD_FILTER_OP_IN_MATCH_FIELDS_LEN 4
9949 #define MC_CMD_FILTER_OP_IN_MATCH_SRC_IP_OFST 16
9950 #define MC_CMD_FILTER_OP_IN_MATCH_SRC_IP_LBN 0
9951 #define MC_CMD_FILTER_OP_IN_MATCH_SRC_IP_WIDTH 1
9952 #define MC_CMD_FILTER_OP_IN_MATCH_DST_IP_OFST 16
9953 #define MC_CMD_FILTER_OP_IN_MATCH_DST_IP_LBN 1
9954 #define MC_CMD_FILTER_OP_IN_MATCH_DST_IP_WIDTH 1
9955 #define MC_CMD_FILTER_OP_IN_MATCH_SRC_MAC_OFST 16
9956 #define MC_CMD_FILTER_OP_IN_MATCH_SRC_MAC_LBN 2
9957 #define MC_CMD_FILTER_OP_IN_MATCH_SRC_MAC_WIDTH 1
9958 #define MC_CMD_FILTER_OP_IN_MATCH_SRC_PORT_OFST 16
9959 #define MC_CMD_FILTER_OP_IN_MATCH_SRC_PORT_LBN 3
9960 #define MC_CMD_FILTER_OP_IN_MATCH_SRC_PORT_WIDTH 1
9961 #define MC_CMD_FILTER_OP_IN_MATCH_DST_MAC_OFST 16
9962 #define MC_CMD_FILTER_OP_IN_MATCH_DST_MAC_LBN 4
9963 #define MC_CMD_FILTER_OP_IN_MATCH_DST_MAC_WIDTH 1
9964 #define MC_CMD_FILTER_OP_IN_MATCH_DST_PORT_OFST 16
9965 #define MC_CMD_FILTER_OP_IN_MATCH_DST_PORT_LBN 5
9966 #define MC_CMD_FILTER_OP_IN_MATCH_DST_PORT_WIDTH 1
9967 #define MC_CMD_FILTER_OP_IN_MATCH_ETHER_TYPE_OFST 16
9968 #define MC_CMD_FILTER_OP_IN_MATCH_ETHER_TYPE_LBN 6
9969 #define MC_CMD_FILTER_OP_IN_MATCH_ETHER_TYPE_WIDTH 1
9970 #define MC_CMD_FILTER_OP_IN_MATCH_INNER_VLAN_OFST 16
9971 #define MC_CMD_FILTER_OP_IN_MATCH_INNER_VLAN_LBN 7
9972 #define MC_CMD_FILTER_OP_IN_MATCH_INNER_VLAN_WIDTH 1
9973 #define MC_CMD_FILTER_OP_IN_MATCH_OUTER_VLAN_OFST 16
9974 #define MC_CMD_FILTER_OP_IN_MATCH_OUTER_VLAN_LBN 8
9975 #define MC_CMD_FILTER_OP_IN_MATCH_OUTER_VLAN_WIDTH 1
9976 #define MC_CMD_FILTER_OP_IN_MATCH_IP_PROTO_OFST 16
9977 #define MC_CMD_FILTER_OP_IN_MATCH_IP_PROTO_LBN 9
9978 #define MC_CMD_FILTER_OP_IN_MATCH_IP_PROTO_WIDTH 1
9979 #define MC_CMD_FILTER_OP_IN_MATCH_FWDEF0_OFST 16
9980 #define MC_CMD_FILTER_OP_IN_MATCH_FWDEF0_LBN 10
9981 #define MC_CMD_FILTER_OP_IN_MATCH_FWDEF0_WIDTH 1
9982 #define MC_CMD_FILTER_OP_IN_MATCH_FWDEF1_OFST 16
9983 #define MC_CMD_FILTER_OP_IN_MATCH_FWDEF1_LBN 11
9984 #define MC_CMD_FILTER_OP_IN_MATCH_FWDEF1_WIDTH 1
9985 #define MC_CMD_FILTER_OP_IN_MATCH_UNKNOWN_MCAST_DST_OFST 16
9986 #define MC_CMD_FILTER_OP_IN_MATCH_UNKNOWN_MCAST_DST_LBN 30
9987 #define MC_CMD_FILTER_OP_IN_MATCH_UNKNOWN_MCAST_DST_WIDTH 1
9988 #define MC_CMD_FILTER_OP_IN_MATCH_UNKNOWN_UCAST_DST_OFST 16
9989 #define MC_CMD_FILTER_OP_IN_MATCH_UNKNOWN_UCAST_DST_LBN 31
9990 #define MC_CMD_FILTER_OP_IN_MATCH_UNKNOWN_UCAST_DST_WIDTH 1
9991 /* receive destination */
9992 #define MC_CMD_FILTER_OP_IN_RX_DEST_OFST 20
9993 #define MC_CMD_FILTER_OP_IN_RX_DEST_LEN 4
9994 /* enum: drop packets */
9995 #define MC_CMD_FILTER_OP_IN_RX_DEST_DROP 0x0
9996 /* enum: receive to host */
9997 #define MC_CMD_FILTER_OP_IN_RX_DEST_HOST 0x1
9998 /* enum: receive to MC */
9999 #define MC_CMD_FILTER_OP_IN_RX_DEST_MC 0x2
10000 /* enum: loop back to TXDP 0 */
10001 #define MC_CMD_FILTER_OP_IN_RX_DEST_TX0 0x3
10002 /* enum: loop back to TXDP 1 */
10003 #define MC_CMD_FILTER_OP_IN_RX_DEST_TX1 0x4
10004 /* receive queue handle (for multiple queue modes, this is the base queue) */
10005 #define MC_CMD_FILTER_OP_IN_RX_QUEUE_OFST 24
10006 #define MC_CMD_FILTER_OP_IN_RX_QUEUE_LEN 4
10007 /* receive mode */
10008 #define MC_CMD_FILTER_OP_IN_RX_MODE_OFST 28
10009 #define MC_CMD_FILTER_OP_IN_RX_MODE_LEN 4
10010 /* enum: receive to just the specified queue */
10011 #define MC_CMD_FILTER_OP_IN_RX_MODE_SIMPLE 0x0
10012 /* enum: receive to multiple queues using RSS context */
10013 #define MC_CMD_FILTER_OP_IN_RX_MODE_RSS 0x1
10014 /* enum: receive to multiple queues using .1p mapping */
10015 #define MC_CMD_FILTER_OP_IN_RX_MODE_DOT1P_MAPPING 0x2
10016 /* enum: install a filter entry that will never match; for test purposes only
10017  */
10018 #define MC_CMD_FILTER_OP_IN_RX_MODE_TEST_NEVER_MATCH 0x80000000
10019 /* RSS context (for RX_MODE_RSS) or .1p mapping handle (for
10020  * RX_MODE_DOT1P_MAPPING), as returned by MC_CMD_RSS_CONTEXT_ALLOC or
10021  * MC_CMD_DOT1P_MAPPING_ALLOC.
10022  */
10023 #define MC_CMD_FILTER_OP_IN_RX_CONTEXT_OFST 32
10024 #define MC_CMD_FILTER_OP_IN_RX_CONTEXT_LEN 4
10025 /* transmit domain (reserved; set to 0) */
10026 #define MC_CMD_FILTER_OP_IN_TX_DOMAIN_OFST 36
10027 #define MC_CMD_FILTER_OP_IN_TX_DOMAIN_LEN 4
10028 /* transmit destination (either set the MAC and/or PM bits for explicit
10029  * control, or set this field to TX_DEST_DEFAULT for sensible default
10030  * behaviour)
10031  */
10032 #define MC_CMD_FILTER_OP_IN_TX_DEST_OFST 40
10033 #define MC_CMD_FILTER_OP_IN_TX_DEST_LEN 4
10034 /* enum: request default behaviour (based on filter type) */
10035 #define MC_CMD_FILTER_OP_IN_TX_DEST_DEFAULT 0xffffffff
10036 #define MC_CMD_FILTER_OP_IN_TX_DEST_MAC_OFST 40
10037 #define MC_CMD_FILTER_OP_IN_TX_DEST_MAC_LBN 0
10038 #define MC_CMD_FILTER_OP_IN_TX_DEST_MAC_WIDTH 1
10039 #define MC_CMD_FILTER_OP_IN_TX_DEST_PM_OFST 40
10040 #define MC_CMD_FILTER_OP_IN_TX_DEST_PM_LBN 1
10041 #define MC_CMD_FILTER_OP_IN_TX_DEST_PM_WIDTH 1
10042 /* source MAC address to match (as bytes in network order) */
10043 #define MC_CMD_FILTER_OP_IN_SRC_MAC_OFST 44
10044 #define MC_CMD_FILTER_OP_IN_SRC_MAC_LEN 6
10045 /* source port to match (as bytes in network order) */
10046 #define MC_CMD_FILTER_OP_IN_SRC_PORT_OFST 50
10047 #define MC_CMD_FILTER_OP_IN_SRC_PORT_LEN 2
10048 /* destination MAC address to match (as bytes in network order) */
10049 #define MC_CMD_FILTER_OP_IN_DST_MAC_OFST 52
10050 #define MC_CMD_FILTER_OP_IN_DST_MAC_LEN 6
10051 /* destination port to match (as bytes in network order) */
10052 #define MC_CMD_FILTER_OP_IN_DST_PORT_OFST 58
10053 #define MC_CMD_FILTER_OP_IN_DST_PORT_LEN 2
10054 /* Ethernet type to match (as bytes in network order) */
10055 #define MC_CMD_FILTER_OP_IN_ETHER_TYPE_OFST 60
10056 #define MC_CMD_FILTER_OP_IN_ETHER_TYPE_LEN 2
10057 /* Inner VLAN tag to match (as bytes in network order) */
10058 #define MC_CMD_FILTER_OP_IN_INNER_VLAN_OFST 62
10059 #define MC_CMD_FILTER_OP_IN_INNER_VLAN_LEN 2
10060 /* Outer VLAN tag to match (as bytes in network order) */
10061 #define MC_CMD_FILTER_OP_IN_OUTER_VLAN_OFST 64
10062 #define MC_CMD_FILTER_OP_IN_OUTER_VLAN_LEN 2
10063 /* IP protocol to match (in low byte; set high byte to 0) */
10064 #define MC_CMD_FILTER_OP_IN_IP_PROTO_OFST 66
10065 #define MC_CMD_FILTER_OP_IN_IP_PROTO_LEN 2
10066 /* Firmware defined register 0 to match (reserved; set to 0) */
10067 #define MC_CMD_FILTER_OP_IN_FWDEF0_OFST 68
10068 #define MC_CMD_FILTER_OP_IN_FWDEF0_LEN 4
10069 /* Firmware defined register 1 to match (reserved; set to 0) */
10070 #define MC_CMD_FILTER_OP_IN_FWDEF1_OFST 72
10071 #define MC_CMD_FILTER_OP_IN_FWDEF1_LEN 4
10072 /* source IP address to match (as bytes in network order; set last 12 bytes to
10073  * 0 for IPv4 address)
10074  */
10075 #define MC_CMD_FILTER_OP_IN_SRC_IP_OFST 76
10076 #define MC_CMD_FILTER_OP_IN_SRC_IP_LEN 16
10077 /* destination IP address to match (as bytes in network order; set last 12
10078  * bytes to 0 for IPv4 address)
10079  */
10080 #define MC_CMD_FILTER_OP_IN_DST_IP_OFST 92
10081 #define MC_CMD_FILTER_OP_IN_DST_IP_LEN 16
10082
10083 /* MC_CMD_FILTER_OP_EXT_IN msgrequest: Extension to MC_CMD_FILTER_OP_IN to
10084  * include handling of VXLAN/NVGRE encapsulated frame filtering (which is
10085  * supported on Medford only).
10086  */
10087 #define MC_CMD_FILTER_OP_EXT_IN_LEN 172
10088 /* identifies the type of operation requested */
10089 #define MC_CMD_FILTER_OP_EXT_IN_OP_OFST 0
10090 #define MC_CMD_FILTER_OP_EXT_IN_OP_LEN 4
10091 /*            Enum values, see field(s): */
10092 /*               MC_CMD_FILTER_OP_IN/OP */
10093 /* filter handle (for remove / unsubscribe operations) */
10094 #define MC_CMD_FILTER_OP_EXT_IN_HANDLE_OFST 4
10095 #define MC_CMD_FILTER_OP_EXT_IN_HANDLE_LEN 8
10096 #define MC_CMD_FILTER_OP_EXT_IN_HANDLE_LO_OFST 4
10097 #define MC_CMD_FILTER_OP_EXT_IN_HANDLE_HI_OFST 8
10098 /* The port ID associated with the v-adaptor which should contain this filter.
10099  */
10100 #define MC_CMD_FILTER_OP_EXT_IN_PORT_ID_OFST 12
10101 #define MC_CMD_FILTER_OP_EXT_IN_PORT_ID_LEN 4
10102 /* fields to include in match criteria */
10103 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_FIELDS_OFST 16
10104 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_FIELDS_LEN 4
10105 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_SRC_IP_OFST 16
10106 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_SRC_IP_LBN 0
10107 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_SRC_IP_WIDTH 1
10108 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_DST_IP_OFST 16
10109 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_DST_IP_LBN 1
10110 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_DST_IP_WIDTH 1
10111 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_SRC_MAC_OFST 16
10112 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_SRC_MAC_LBN 2
10113 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_SRC_MAC_WIDTH 1
10114 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_SRC_PORT_OFST 16
10115 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_SRC_PORT_LBN 3
10116 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_SRC_PORT_WIDTH 1
10117 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_DST_MAC_OFST 16
10118 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_DST_MAC_LBN 4
10119 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_DST_MAC_WIDTH 1
10120 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_DST_PORT_OFST 16
10121 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_DST_PORT_LBN 5
10122 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_DST_PORT_WIDTH 1
10123 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_ETHER_TYPE_OFST 16
10124 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_ETHER_TYPE_LBN 6
10125 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_ETHER_TYPE_WIDTH 1
10126 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_INNER_VLAN_OFST 16
10127 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_INNER_VLAN_LBN 7
10128 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_INNER_VLAN_WIDTH 1
10129 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_OUTER_VLAN_OFST 16
10130 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_OUTER_VLAN_LBN 8
10131 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_OUTER_VLAN_WIDTH 1
10132 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IP_PROTO_OFST 16
10133 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IP_PROTO_LBN 9
10134 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IP_PROTO_WIDTH 1
10135 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_FWDEF0_OFST 16
10136 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_FWDEF0_LBN 10
10137 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_FWDEF0_WIDTH 1
10138 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_VNI_OR_VSID_OFST 16
10139 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_VNI_OR_VSID_LBN 11
10140 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_VNI_OR_VSID_WIDTH 1
10141 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_SRC_IP_OFST 16
10142 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_SRC_IP_LBN 12
10143 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_SRC_IP_WIDTH 1
10144 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_DST_IP_OFST 16
10145 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_DST_IP_LBN 13
10146 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_DST_IP_WIDTH 1
10147 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_SRC_MAC_OFST 16
10148 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_SRC_MAC_LBN 14
10149 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_SRC_MAC_WIDTH 1
10150 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_SRC_PORT_OFST 16
10151 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_SRC_PORT_LBN 15
10152 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_SRC_PORT_WIDTH 1
10153 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_DST_MAC_OFST 16
10154 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_DST_MAC_LBN 16
10155 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_DST_MAC_WIDTH 1
10156 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_DST_PORT_OFST 16
10157 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_DST_PORT_LBN 17
10158 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_DST_PORT_WIDTH 1
10159 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_ETHER_TYPE_OFST 16
10160 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_ETHER_TYPE_LBN 18
10161 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_ETHER_TYPE_WIDTH 1
10162 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_INNER_VLAN_OFST 16
10163 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_INNER_VLAN_LBN 19
10164 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_INNER_VLAN_WIDTH 1
10165 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_OUTER_VLAN_OFST 16
10166 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_OUTER_VLAN_LBN 20
10167 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_OUTER_VLAN_WIDTH 1
10168 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_IP_PROTO_OFST 16
10169 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_IP_PROTO_LBN 21
10170 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_IP_PROTO_WIDTH 1
10171 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_FWDEF0_OFST 16
10172 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_FWDEF0_LBN 22
10173 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_FWDEF0_WIDTH 1
10174 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_FWDEF1_OFST 16
10175 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_FWDEF1_LBN 23
10176 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_FWDEF1_WIDTH 1
10177 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_UNKNOWN_MCAST_DST_OFST 16
10178 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_UNKNOWN_MCAST_DST_LBN 24
10179 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_UNKNOWN_MCAST_DST_WIDTH 1
10180 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_UNKNOWN_UCAST_DST_OFST 16
10181 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_UNKNOWN_UCAST_DST_LBN 25
10182 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_UNKNOWN_UCAST_DST_WIDTH 1
10183 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_UNKNOWN_MCAST_DST_OFST 16
10184 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_UNKNOWN_MCAST_DST_LBN 30
10185 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_UNKNOWN_MCAST_DST_WIDTH 1
10186 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_UNKNOWN_UCAST_DST_OFST 16
10187 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_UNKNOWN_UCAST_DST_LBN 31
10188 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_UNKNOWN_UCAST_DST_WIDTH 1
10189 /* receive destination */
10190 #define MC_CMD_FILTER_OP_EXT_IN_RX_DEST_OFST 20
10191 #define MC_CMD_FILTER_OP_EXT_IN_RX_DEST_LEN 4
10192 /* enum: drop packets */
10193 #define MC_CMD_FILTER_OP_EXT_IN_RX_DEST_DROP 0x0
10194 /* enum: receive to host */
10195 #define MC_CMD_FILTER_OP_EXT_IN_RX_DEST_HOST 0x1
10196 /* enum: receive to MC */
10197 #define MC_CMD_FILTER_OP_EXT_IN_RX_DEST_MC 0x2
10198 /* enum: loop back to TXDP 0 */
10199 #define MC_CMD_FILTER_OP_EXT_IN_RX_DEST_TX0 0x3
10200 /* enum: loop back to TXDP 1 */
10201 #define MC_CMD_FILTER_OP_EXT_IN_RX_DEST_TX1 0x4
10202 /* receive queue handle (for multiple queue modes, this is the base queue) */
10203 #define MC_CMD_FILTER_OP_EXT_IN_RX_QUEUE_OFST 24
10204 #define MC_CMD_FILTER_OP_EXT_IN_RX_QUEUE_LEN 4
10205 /* receive mode */
10206 #define MC_CMD_FILTER_OP_EXT_IN_RX_MODE_OFST 28
10207 #define MC_CMD_FILTER_OP_EXT_IN_RX_MODE_LEN 4
10208 /* enum: receive to just the specified queue */
10209 #define MC_CMD_FILTER_OP_EXT_IN_RX_MODE_SIMPLE 0x0
10210 /* enum: receive to multiple queues using RSS context */
10211 #define MC_CMD_FILTER_OP_EXT_IN_RX_MODE_RSS 0x1
10212 /* enum: receive to multiple queues using .1p mapping */
10213 #define MC_CMD_FILTER_OP_EXT_IN_RX_MODE_DOT1P_MAPPING 0x2
10214 /* enum: install a filter entry that will never match; for test purposes only
10215  */
10216 #define MC_CMD_FILTER_OP_EXT_IN_RX_MODE_TEST_NEVER_MATCH 0x80000000
10217 /* RSS context (for RX_MODE_RSS) or .1p mapping handle (for
10218  * RX_MODE_DOT1P_MAPPING), as returned by MC_CMD_RSS_CONTEXT_ALLOC or
10219  * MC_CMD_DOT1P_MAPPING_ALLOC.
10220  */
10221 #define MC_CMD_FILTER_OP_EXT_IN_RX_CONTEXT_OFST 32
10222 #define MC_CMD_FILTER_OP_EXT_IN_RX_CONTEXT_LEN 4
10223 /* transmit domain (reserved; set to 0) */
10224 #define MC_CMD_FILTER_OP_EXT_IN_TX_DOMAIN_OFST 36
10225 #define MC_CMD_FILTER_OP_EXT_IN_TX_DOMAIN_LEN 4
10226 /* transmit destination (either set the MAC and/or PM bits for explicit
10227  * control, or set this field to TX_DEST_DEFAULT for sensible default
10228  * behaviour)
10229  */
10230 #define MC_CMD_FILTER_OP_EXT_IN_TX_DEST_OFST 40
10231 #define MC_CMD_FILTER_OP_EXT_IN_TX_DEST_LEN 4
10232 /* enum: request default behaviour (based on filter type) */
10233 #define MC_CMD_FILTER_OP_EXT_IN_TX_DEST_DEFAULT 0xffffffff
10234 #define MC_CMD_FILTER_OP_EXT_IN_TX_DEST_MAC_OFST 40
10235 #define MC_CMD_FILTER_OP_EXT_IN_TX_DEST_MAC_LBN 0
10236 #define MC_CMD_FILTER_OP_EXT_IN_TX_DEST_MAC_WIDTH 1
10237 #define MC_CMD_FILTER_OP_EXT_IN_TX_DEST_PM_OFST 40
10238 #define MC_CMD_FILTER_OP_EXT_IN_TX_DEST_PM_LBN 1
10239 #define MC_CMD_FILTER_OP_EXT_IN_TX_DEST_PM_WIDTH 1
10240 /* source MAC address to match (as bytes in network order) */
10241 #define MC_CMD_FILTER_OP_EXT_IN_SRC_MAC_OFST 44
10242 #define MC_CMD_FILTER_OP_EXT_IN_SRC_MAC_LEN 6
10243 /* source port to match (as bytes in network order) */
10244 #define MC_CMD_FILTER_OP_EXT_IN_SRC_PORT_OFST 50
10245 #define MC_CMD_FILTER_OP_EXT_IN_SRC_PORT_LEN 2
10246 /* destination MAC address to match (as bytes in network order) */
10247 #define MC_CMD_FILTER_OP_EXT_IN_DST_MAC_OFST 52
10248 #define MC_CMD_FILTER_OP_EXT_IN_DST_MAC_LEN 6
10249 /* destination port to match (as bytes in network order) */
10250 #define MC_CMD_FILTER_OP_EXT_IN_DST_PORT_OFST 58
10251 #define MC_CMD_FILTER_OP_EXT_IN_DST_PORT_LEN 2
10252 /* Ethernet type to match (as bytes in network order) */
10253 #define MC_CMD_FILTER_OP_EXT_IN_ETHER_TYPE_OFST 60
10254 #define MC_CMD_FILTER_OP_EXT_IN_ETHER_TYPE_LEN 2
10255 /* Inner VLAN tag to match (as bytes in network order) */
10256 #define MC_CMD_FILTER_OP_EXT_IN_INNER_VLAN_OFST 62
10257 #define MC_CMD_FILTER_OP_EXT_IN_INNER_VLAN_LEN 2
10258 /* Outer VLAN tag to match (as bytes in network order) */
10259 #define MC_CMD_FILTER_OP_EXT_IN_OUTER_VLAN_OFST 64
10260 #define MC_CMD_FILTER_OP_EXT_IN_OUTER_VLAN_LEN 2
10261 /* IP protocol to match (in low byte; set high byte to 0) */
10262 #define MC_CMD_FILTER_OP_EXT_IN_IP_PROTO_OFST 66
10263 #define MC_CMD_FILTER_OP_EXT_IN_IP_PROTO_LEN 2
10264 /* Firmware defined register 0 to match (reserved; set to 0) */
10265 #define MC_CMD_FILTER_OP_EXT_IN_FWDEF0_OFST 68
10266 #define MC_CMD_FILTER_OP_EXT_IN_FWDEF0_LEN 4
10267 /* VNI (for VXLAN/Geneve, when IP protocol is UDP) or VSID (for NVGRE, when IP
10268  * protocol is GRE) to match (as bytes in network order; set last byte to 0 for
10269  * VXLAN/NVGRE, or 1 for Geneve)
10270  */
10271 #define MC_CMD_FILTER_OP_EXT_IN_VNI_OR_VSID_OFST 72
10272 #define MC_CMD_FILTER_OP_EXT_IN_VNI_OR_VSID_LEN 4
10273 #define MC_CMD_FILTER_OP_EXT_IN_VNI_VALUE_OFST 72
10274 #define MC_CMD_FILTER_OP_EXT_IN_VNI_VALUE_LBN 0
10275 #define MC_CMD_FILTER_OP_EXT_IN_VNI_VALUE_WIDTH 24
10276 #define MC_CMD_FILTER_OP_EXT_IN_VNI_TYPE_OFST 72
10277 #define MC_CMD_FILTER_OP_EXT_IN_VNI_TYPE_LBN 24
10278 #define MC_CMD_FILTER_OP_EXT_IN_VNI_TYPE_WIDTH 8
10279 /* enum: Match VXLAN traffic with this VNI */
10280 #define MC_CMD_FILTER_OP_EXT_IN_VNI_TYPE_VXLAN 0x0
10281 /* enum: Match Geneve traffic with this VNI */
10282 #define MC_CMD_FILTER_OP_EXT_IN_VNI_TYPE_GENEVE 0x1
10283 /* enum: Reserved for experimental development use */
10284 #define MC_CMD_FILTER_OP_EXT_IN_VNI_TYPE_EXPERIMENTAL 0xfe
10285 #define MC_CMD_FILTER_OP_EXT_IN_VSID_VALUE_OFST 72
10286 #define MC_CMD_FILTER_OP_EXT_IN_VSID_VALUE_LBN 0
10287 #define MC_CMD_FILTER_OP_EXT_IN_VSID_VALUE_WIDTH 24
10288 #define MC_CMD_FILTER_OP_EXT_IN_VSID_TYPE_OFST 72
10289 #define MC_CMD_FILTER_OP_EXT_IN_VSID_TYPE_LBN 24
10290 #define MC_CMD_FILTER_OP_EXT_IN_VSID_TYPE_WIDTH 8
10291 /* enum: Match NVGRE traffic with this VSID */
10292 #define MC_CMD_FILTER_OP_EXT_IN_VSID_TYPE_NVGRE 0x0
10293 /* source IP address to match (as bytes in network order; set last 12 bytes to
10294  * 0 for IPv4 address)
10295  */
10296 #define MC_CMD_FILTER_OP_EXT_IN_SRC_IP_OFST 76
10297 #define MC_CMD_FILTER_OP_EXT_IN_SRC_IP_LEN 16
10298 /* destination IP address to match (as bytes in network order; set last 12
10299  * bytes to 0 for IPv4 address)
10300  */
10301 #define MC_CMD_FILTER_OP_EXT_IN_DST_IP_OFST 92
10302 #define MC_CMD_FILTER_OP_EXT_IN_DST_IP_LEN 16
10303 /* VXLAN/NVGRE inner frame source MAC address to match (as bytes in network
10304  * order)
10305  */
10306 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_SRC_MAC_OFST 108
10307 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_SRC_MAC_LEN 6
10308 /* VXLAN/NVGRE inner frame source port to match (as bytes in network order) */
10309 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_SRC_PORT_OFST 114
10310 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_SRC_PORT_LEN 2
10311 /* VXLAN/NVGRE inner frame destination MAC address to match (as bytes in
10312  * network order)
10313  */
10314 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_DST_MAC_OFST 116
10315 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_DST_MAC_LEN 6
10316 /* VXLAN/NVGRE inner frame destination port to match (as bytes in network
10317  * order)
10318  */
10319 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_DST_PORT_OFST 122
10320 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_DST_PORT_LEN 2
10321 /* VXLAN/NVGRE inner frame Ethernet type to match (as bytes in network order)
10322  */
10323 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_ETHER_TYPE_OFST 124
10324 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_ETHER_TYPE_LEN 2
10325 /* VXLAN/NVGRE inner frame Inner VLAN tag to match (as bytes in network order)
10326  */
10327 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_INNER_VLAN_OFST 126
10328 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_INNER_VLAN_LEN 2
10329 /* VXLAN/NVGRE inner frame Outer VLAN tag to match (as bytes in network order)
10330  */
10331 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_OUTER_VLAN_OFST 128
10332 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_OUTER_VLAN_LEN 2
10333 /* VXLAN/NVGRE inner frame IP protocol to match (in low byte; set high byte to
10334  * 0)
10335  */
10336 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_IP_PROTO_OFST 130
10337 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_IP_PROTO_LEN 2
10338 /* VXLAN/NVGRE inner frame Firmware defined register 0 to match (reserved; set
10339  * to 0)
10340  */
10341 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_FWDEF0_OFST 132
10342 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_FWDEF0_LEN 4
10343 /* VXLAN/NVGRE inner frame Firmware defined register 1 to match (reserved; set
10344  * to 0)
10345  */
10346 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_FWDEF1_OFST 136
10347 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_FWDEF1_LEN 4
10348 /* VXLAN/NVGRE inner frame source IP address to match (as bytes in network
10349  * order; set last 12 bytes to 0 for IPv4 address)
10350  */
10351 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_SRC_IP_OFST 140
10352 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_SRC_IP_LEN 16
10353 /* VXLAN/NVGRE inner frame destination IP address to match (as bytes in network
10354  * order; set last 12 bytes to 0 for IPv4 address)
10355  */
10356 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_DST_IP_OFST 156
10357 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_DST_IP_LEN 16
10358
10359 /* MC_CMD_FILTER_OP_V3_IN msgrequest: FILTER_OP extension to support additional
10360  * filter actions for EF100. Some of these actions are also supported on EF10,
10361  * for Intel's DPDK (Data Plane Development Kit, dpdk.org) via its rte_flow
10362  * API. In the latter case, this extension is only useful with the sfc_efx
10363  * driver included as part of DPDK, used in conjunction with the dpdk datapath
10364  * firmware variant.
10365  */
10366 #define MC_CMD_FILTER_OP_V3_IN_LEN 180
10367 /* identifies the type of operation requested */
10368 #define MC_CMD_FILTER_OP_V3_IN_OP_OFST 0
10369 #define MC_CMD_FILTER_OP_V3_IN_OP_LEN 4
10370 /*            Enum values, see field(s): */
10371 /*               MC_CMD_FILTER_OP_IN/OP */
10372 /* filter handle (for remove / unsubscribe operations) */
10373 #define MC_CMD_FILTER_OP_V3_IN_HANDLE_OFST 4
10374 #define MC_CMD_FILTER_OP_V3_IN_HANDLE_LEN 8
10375 #define MC_CMD_FILTER_OP_V3_IN_HANDLE_LO_OFST 4
10376 #define MC_CMD_FILTER_OP_V3_IN_HANDLE_HI_OFST 8
10377 /* The port ID associated with the v-adaptor which should contain this filter.
10378  */
10379 #define MC_CMD_FILTER_OP_V3_IN_PORT_ID_OFST 12
10380 #define MC_CMD_FILTER_OP_V3_IN_PORT_ID_LEN 4
10381 /* fields to include in match criteria */
10382 #define MC_CMD_FILTER_OP_V3_IN_MATCH_FIELDS_OFST 16
10383 #define MC_CMD_FILTER_OP_V3_IN_MATCH_FIELDS_LEN 4
10384 #define MC_CMD_FILTER_OP_V3_IN_MATCH_SRC_IP_OFST 16
10385 #define MC_CMD_FILTER_OP_V3_IN_MATCH_SRC_IP_LBN 0
10386 #define MC_CMD_FILTER_OP_V3_IN_MATCH_SRC_IP_WIDTH 1
10387 #define MC_CMD_FILTER_OP_V3_IN_MATCH_DST_IP_OFST 16
10388 #define MC_CMD_FILTER_OP_V3_IN_MATCH_DST_IP_LBN 1
10389 #define MC_CMD_FILTER_OP_V3_IN_MATCH_DST_IP_WIDTH 1
10390 #define MC_CMD_FILTER_OP_V3_IN_MATCH_SRC_MAC_OFST 16
10391 #define MC_CMD_FILTER_OP_V3_IN_MATCH_SRC_MAC_LBN 2
10392 #define MC_CMD_FILTER_OP_V3_IN_MATCH_SRC_MAC_WIDTH 1
10393 #define MC_CMD_FILTER_OP_V3_IN_MATCH_SRC_PORT_OFST 16
10394 #define MC_CMD_FILTER_OP_V3_IN_MATCH_SRC_PORT_LBN 3
10395 #define MC_CMD_FILTER_OP_V3_IN_MATCH_SRC_PORT_WIDTH 1
10396 #define MC_CMD_FILTER_OP_V3_IN_MATCH_DST_MAC_OFST 16
10397 #define MC_CMD_FILTER_OP_V3_IN_MATCH_DST_MAC_LBN 4
10398 #define MC_CMD_FILTER_OP_V3_IN_MATCH_DST_MAC_WIDTH 1
10399 #define MC_CMD_FILTER_OP_V3_IN_MATCH_DST_PORT_OFST 16
10400 #define MC_CMD_FILTER_OP_V3_IN_MATCH_DST_PORT_LBN 5
10401 #define MC_CMD_FILTER_OP_V3_IN_MATCH_DST_PORT_WIDTH 1
10402 #define MC_CMD_FILTER_OP_V3_IN_MATCH_ETHER_TYPE_OFST 16
10403 #define MC_CMD_FILTER_OP_V3_IN_MATCH_ETHER_TYPE_LBN 6
10404 #define MC_CMD_FILTER_OP_V3_IN_MATCH_ETHER_TYPE_WIDTH 1
10405 #define MC_CMD_FILTER_OP_V3_IN_MATCH_INNER_VLAN_OFST 16
10406 #define MC_CMD_FILTER_OP_V3_IN_MATCH_INNER_VLAN_LBN 7
10407 #define MC_CMD_FILTER_OP_V3_IN_MATCH_INNER_VLAN_WIDTH 1
10408 #define MC_CMD_FILTER_OP_V3_IN_MATCH_OUTER_VLAN_OFST 16
10409 #define MC_CMD_FILTER_OP_V3_IN_MATCH_OUTER_VLAN_LBN 8
10410 #define MC_CMD_FILTER_OP_V3_IN_MATCH_OUTER_VLAN_WIDTH 1
10411 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IP_PROTO_OFST 16
10412 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IP_PROTO_LBN 9
10413 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IP_PROTO_WIDTH 1
10414 #define MC_CMD_FILTER_OP_V3_IN_MATCH_FWDEF0_OFST 16
10415 #define MC_CMD_FILTER_OP_V3_IN_MATCH_FWDEF0_LBN 10
10416 #define MC_CMD_FILTER_OP_V3_IN_MATCH_FWDEF0_WIDTH 1
10417 #define MC_CMD_FILTER_OP_V3_IN_MATCH_VNI_OR_VSID_OFST 16
10418 #define MC_CMD_FILTER_OP_V3_IN_MATCH_VNI_OR_VSID_LBN 11
10419 #define MC_CMD_FILTER_OP_V3_IN_MATCH_VNI_OR_VSID_WIDTH 1
10420 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_SRC_IP_OFST 16
10421 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_SRC_IP_LBN 12
10422 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_SRC_IP_WIDTH 1
10423 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_DST_IP_OFST 16
10424 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_DST_IP_LBN 13
10425 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_DST_IP_WIDTH 1
10426 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_SRC_MAC_OFST 16
10427 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_SRC_MAC_LBN 14
10428 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_SRC_MAC_WIDTH 1
10429 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_SRC_PORT_OFST 16
10430 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_SRC_PORT_LBN 15
10431 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_SRC_PORT_WIDTH 1
10432 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_DST_MAC_OFST 16
10433 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_DST_MAC_LBN 16
10434 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_DST_MAC_WIDTH 1
10435 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_DST_PORT_OFST 16
10436 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_DST_PORT_LBN 17
10437 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_DST_PORT_WIDTH 1
10438 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_ETHER_TYPE_OFST 16
10439 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_ETHER_TYPE_LBN 18
10440 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_ETHER_TYPE_WIDTH 1
10441 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_INNER_VLAN_OFST 16
10442 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_INNER_VLAN_LBN 19
10443 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_INNER_VLAN_WIDTH 1
10444 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_OUTER_VLAN_OFST 16
10445 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_OUTER_VLAN_LBN 20
10446 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_OUTER_VLAN_WIDTH 1
10447 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_IP_PROTO_OFST 16
10448 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_IP_PROTO_LBN 21
10449 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_IP_PROTO_WIDTH 1
10450 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_FWDEF0_OFST 16
10451 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_FWDEF0_LBN 22
10452 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_FWDEF0_WIDTH 1
10453 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_FWDEF1_OFST 16
10454 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_FWDEF1_LBN 23
10455 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_FWDEF1_WIDTH 1
10456 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_UNKNOWN_MCAST_DST_OFST 16
10457 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_UNKNOWN_MCAST_DST_LBN 24
10458 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_UNKNOWN_MCAST_DST_WIDTH 1
10459 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_UNKNOWN_UCAST_DST_OFST 16
10460 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_UNKNOWN_UCAST_DST_LBN 25
10461 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_UNKNOWN_UCAST_DST_WIDTH 1
10462 #define MC_CMD_FILTER_OP_V3_IN_MATCH_UNKNOWN_MCAST_DST_OFST 16
10463 #define MC_CMD_FILTER_OP_V3_IN_MATCH_UNKNOWN_MCAST_DST_LBN 30
10464 #define MC_CMD_FILTER_OP_V3_IN_MATCH_UNKNOWN_MCAST_DST_WIDTH 1
10465 #define MC_CMD_FILTER_OP_V3_IN_MATCH_UNKNOWN_UCAST_DST_OFST 16
10466 #define MC_CMD_FILTER_OP_V3_IN_MATCH_UNKNOWN_UCAST_DST_LBN 31
10467 #define MC_CMD_FILTER_OP_V3_IN_MATCH_UNKNOWN_UCAST_DST_WIDTH 1
10468 /* receive destination */
10469 #define MC_CMD_FILTER_OP_V3_IN_RX_DEST_OFST 20
10470 #define MC_CMD_FILTER_OP_V3_IN_RX_DEST_LEN 4
10471 /* enum: drop packets */
10472 #define MC_CMD_FILTER_OP_V3_IN_RX_DEST_DROP 0x0
10473 /* enum: receive to host */
10474 #define MC_CMD_FILTER_OP_V3_IN_RX_DEST_HOST 0x1
10475 /* enum: receive to MC */
10476 #define MC_CMD_FILTER_OP_V3_IN_RX_DEST_MC 0x2
10477 /* enum: loop back to TXDP 0 */
10478 #define MC_CMD_FILTER_OP_V3_IN_RX_DEST_TX0 0x3
10479 /* enum: loop back to TXDP 1 */
10480 #define MC_CMD_FILTER_OP_V3_IN_RX_DEST_TX1 0x4
10481 /* receive queue handle (for multiple queue modes, this is the base queue) */
10482 #define MC_CMD_FILTER_OP_V3_IN_RX_QUEUE_OFST 24
10483 #define MC_CMD_FILTER_OP_V3_IN_RX_QUEUE_LEN 4
10484 /* receive mode */
10485 #define MC_CMD_FILTER_OP_V3_IN_RX_MODE_OFST 28
10486 #define MC_CMD_FILTER_OP_V3_IN_RX_MODE_LEN 4
10487 /* enum: receive to just the specified queue */
10488 #define MC_CMD_FILTER_OP_V3_IN_RX_MODE_SIMPLE 0x0
10489 /* enum: receive to multiple queues using RSS context */
10490 #define MC_CMD_FILTER_OP_V3_IN_RX_MODE_RSS 0x1
10491 /* enum: receive to multiple queues using .1p mapping */
10492 #define MC_CMD_FILTER_OP_V3_IN_RX_MODE_DOT1P_MAPPING 0x2
10493 /* enum: install a filter entry that will never match; for test purposes only
10494  */
10495 #define MC_CMD_FILTER_OP_V3_IN_RX_MODE_TEST_NEVER_MATCH 0x80000000
10496 /* RSS context (for RX_MODE_RSS) or .1p mapping handle (for
10497  * RX_MODE_DOT1P_MAPPING), as returned by MC_CMD_RSS_CONTEXT_ALLOC or
10498  * MC_CMD_DOT1P_MAPPING_ALLOC.
10499  */
10500 #define MC_CMD_FILTER_OP_V3_IN_RX_CONTEXT_OFST 32
10501 #define MC_CMD_FILTER_OP_V3_IN_RX_CONTEXT_LEN 4
10502 /* transmit domain (reserved; set to 0) */
10503 #define MC_CMD_FILTER_OP_V3_IN_TX_DOMAIN_OFST 36
10504 #define MC_CMD_FILTER_OP_V3_IN_TX_DOMAIN_LEN 4
10505 /* transmit destination (either set the MAC and/or PM bits for explicit
10506  * control, or set this field to TX_DEST_DEFAULT for sensible default
10507  * behaviour)
10508  */
10509 #define MC_CMD_FILTER_OP_V3_IN_TX_DEST_OFST 40
10510 #define MC_CMD_FILTER_OP_V3_IN_TX_DEST_LEN 4
10511 /* enum: request default behaviour (based on filter type) */
10512 #define MC_CMD_FILTER_OP_V3_IN_TX_DEST_DEFAULT 0xffffffff
10513 #define MC_CMD_FILTER_OP_V3_IN_TX_DEST_MAC_OFST 40
10514 #define MC_CMD_FILTER_OP_V3_IN_TX_DEST_MAC_LBN 0
10515 #define MC_CMD_FILTER_OP_V3_IN_TX_DEST_MAC_WIDTH 1
10516 #define MC_CMD_FILTER_OP_V3_IN_TX_DEST_PM_OFST 40
10517 #define MC_CMD_FILTER_OP_V3_IN_TX_DEST_PM_LBN 1
10518 #define MC_CMD_FILTER_OP_V3_IN_TX_DEST_PM_WIDTH 1
10519 /* source MAC address to match (as bytes in network order) */
10520 #define MC_CMD_FILTER_OP_V3_IN_SRC_MAC_OFST 44
10521 #define MC_CMD_FILTER_OP_V3_IN_SRC_MAC_LEN 6
10522 /* source port to match (as bytes in network order) */
10523 #define MC_CMD_FILTER_OP_V3_IN_SRC_PORT_OFST 50
10524 #define MC_CMD_FILTER_OP_V3_IN_SRC_PORT_LEN 2
10525 /* destination MAC address to match (as bytes in network order) */
10526 #define MC_CMD_FILTER_OP_V3_IN_DST_MAC_OFST 52
10527 #define MC_CMD_FILTER_OP_V3_IN_DST_MAC_LEN 6
10528 /* destination port to match (as bytes in network order) */
10529 #define MC_CMD_FILTER_OP_V3_IN_DST_PORT_OFST 58
10530 #define MC_CMD_FILTER_OP_V3_IN_DST_PORT_LEN 2
10531 /* Ethernet type to match (as bytes in network order) */
10532 #define MC_CMD_FILTER_OP_V3_IN_ETHER_TYPE_OFST 60
10533 #define MC_CMD_FILTER_OP_V3_IN_ETHER_TYPE_LEN 2
10534 /* Inner VLAN tag to match (as bytes in network order) */
10535 #define MC_CMD_FILTER_OP_V3_IN_INNER_VLAN_OFST 62
10536 #define MC_CMD_FILTER_OP_V3_IN_INNER_VLAN_LEN 2
10537 /* Outer VLAN tag to match (as bytes in network order) */
10538 #define MC_CMD_FILTER_OP_V3_IN_OUTER_VLAN_OFST 64
10539 #define MC_CMD_FILTER_OP_V3_IN_OUTER_VLAN_LEN 2
10540 /* IP protocol to match (in low byte; set high byte to 0) */
10541 #define MC_CMD_FILTER_OP_V3_IN_IP_PROTO_OFST 66
10542 #define MC_CMD_FILTER_OP_V3_IN_IP_PROTO_LEN 2
10543 /* Firmware defined register 0 to match (reserved; set to 0) */
10544 #define MC_CMD_FILTER_OP_V3_IN_FWDEF0_OFST 68
10545 #define MC_CMD_FILTER_OP_V3_IN_FWDEF0_LEN 4
10546 /* VNI (for VXLAN/Geneve, when IP protocol is UDP) or VSID (for NVGRE, when IP
10547  * protocol is GRE) to match (as bytes in network order; set last byte to 0 for
10548  * VXLAN/NVGRE, or 1 for Geneve)
10549  */
10550 #define MC_CMD_FILTER_OP_V3_IN_VNI_OR_VSID_OFST 72
10551 #define MC_CMD_FILTER_OP_V3_IN_VNI_OR_VSID_LEN 4
10552 #define MC_CMD_FILTER_OP_V3_IN_VNI_VALUE_OFST 72
10553 #define MC_CMD_FILTER_OP_V3_IN_VNI_VALUE_LBN 0
10554 #define MC_CMD_FILTER_OP_V3_IN_VNI_VALUE_WIDTH 24
10555 #define MC_CMD_FILTER_OP_V3_IN_VNI_TYPE_OFST 72
10556 #define MC_CMD_FILTER_OP_V3_IN_VNI_TYPE_LBN 24
10557 #define MC_CMD_FILTER_OP_V3_IN_VNI_TYPE_WIDTH 8
10558 /* enum: Match VXLAN traffic with this VNI */
10559 #define MC_CMD_FILTER_OP_V3_IN_VNI_TYPE_VXLAN 0x0
10560 /* enum: Match Geneve traffic with this VNI */
10561 #define MC_CMD_FILTER_OP_V3_IN_VNI_TYPE_GENEVE 0x1
10562 /* enum: Reserved for experimental development use */
10563 #define MC_CMD_FILTER_OP_V3_IN_VNI_TYPE_EXPERIMENTAL 0xfe
10564 #define MC_CMD_FILTER_OP_V3_IN_VSID_VALUE_OFST 72
10565 #define MC_CMD_FILTER_OP_V3_IN_VSID_VALUE_LBN 0
10566 #define MC_CMD_FILTER_OP_V3_IN_VSID_VALUE_WIDTH 24
10567 #define MC_CMD_FILTER_OP_V3_IN_VSID_TYPE_OFST 72
10568 #define MC_CMD_FILTER_OP_V3_IN_VSID_TYPE_LBN 24
10569 #define MC_CMD_FILTER_OP_V3_IN_VSID_TYPE_WIDTH 8
10570 /* enum: Match NVGRE traffic with this VSID */
10571 #define MC_CMD_FILTER_OP_V3_IN_VSID_TYPE_NVGRE 0x0
10572 /* source IP address to match (as bytes in network order; set last 12 bytes to
10573  * 0 for IPv4 address)
10574  */
10575 #define MC_CMD_FILTER_OP_V3_IN_SRC_IP_OFST 76
10576 #define MC_CMD_FILTER_OP_V3_IN_SRC_IP_LEN 16
10577 /* destination IP address to match (as bytes in network order; set last 12
10578  * bytes to 0 for IPv4 address)
10579  */
10580 #define MC_CMD_FILTER_OP_V3_IN_DST_IP_OFST 92
10581 #define MC_CMD_FILTER_OP_V3_IN_DST_IP_LEN 16
10582 /* VXLAN/NVGRE inner frame source MAC address to match (as bytes in network
10583  * order)
10584  */
10585 #define MC_CMD_FILTER_OP_V3_IN_IFRM_SRC_MAC_OFST 108
10586 #define MC_CMD_FILTER_OP_V3_IN_IFRM_SRC_MAC_LEN 6
10587 /* VXLAN/NVGRE inner frame source port to match (as bytes in network order) */
10588 #define MC_CMD_FILTER_OP_V3_IN_IFRM_SRC_PORT_OFST 114
10589 #define MC_CMD_FILTER_OP_V3_IN_IFRM_SRC_PORT_LEN 2
10590 /* VXLAN/NVGRE inner frame destination MAC address to match (as bytes in
10591  * network order)
10592  */
10593 #define MC_CMD_FILTER_OP_V3_IN_IFRM_DST_MAC_OFST 116
10594 #define MC_CMD_FILTER_OP_V3_IN_IFRM_DST_MAC_LEN 6
10595 /* VXLAN/NVGRE inner frame destination port to match (as bytes in network
10596  * order)
10597  */
10598 #define MC_CMD_FILTER_OP_V3_IN_IFRM_DST_PORT_OFST 122
10599 #define MC_CMD_FILTER_OP_V3_IN_IFRM_DST_PORT_LEN 2
10600 /* VXLAN/NVGRE inner frame Ethernet type to match (as bytes in network order)
10601  */
10602 #define MC_CMD_FILTER_OP_V3_IN_IFRM_ETHER_TYPE_OFST 124
10603 #define MC_CMD_FILTER_OP_V3_IN_IFRM_ETHER_TYPE_LEN 2
10604 /* VXLAN/NVGRE inner frame Inner VLAN tag to match (as bytes in network order)
10605  */
10606 #define MC_CMD_FILTER_OP_V3_IN_IFRM_INNER_VLAN_OFST 126
10607 #define MC_CMD_FILTER_OP_V3_IN_IFRM_INNER_VLAN_LEN 2
10608 /* VXLAN/NVGRE inner frame Outer VLAN tag to match (as bytes in network order)
10609  */
10610 #define MC_CMD_FILTER_OP_V3_IN_IFRM_OUTER_VLAN_OFST 128
10611 #define MC_CMD_FILTER_OP_V3_IN_IFRM_OUTER_VLAN_LEN 2
10612 /* VXLAN/NVGRE inner frame IP protocol to match (in low byte; set high byte to
10613  * 0)
10614  */
10615 #define MC_CMD_FILTER_OP_V3_IN_IFRM_IP_PROTO_OFST 130
10616 #define MC_CMD_FILTER_OP_V3_IN_IFRM_IP_PROTO_LEN 2
10617 /* VXLAN/NVGRE inner frame Firmware defined register 0 to match (reserved; set
10618  * to 0)
10619  */
10620 #define MC_CMD_FILTER_OP_V3_IN_IFRM_FWDEF0_OFST 132
10621 #define MC_CMD_FILTER_OP_V3_IN_IFRM_FWDEF0_LEN 4
10622 /* VXLAN/NVGRE inner frame Firmware defined register 1 to match (reserved; set
10623  * to 0)
10624  */
10625 #define MC_CMD_FILTER_OP_V3_IN_IFRM_FWDEF1_OFST 136
10626 #define MC_CMD_FILTER_OP_V3_IN_IFRM_FWDEF1_LEN 4
10627 /* VXLAN/NVGRE inner frame source IP address to match (as bytes in network
10628  * order; set last 12 bytes to 0 for IPv4 address)
10629  */
10630 #define MC_CMD_FILTER_OP_V3_IN_IFRM_SRC_IP_OFST 140
10631 #define MC_CMD_FILTER_OP_V3_IN_IFRM_SRC_IP_LEN 16
10632 /* VXLAN/NVGRE inner frame destination IP address to match (as bytes in network
10633  * order; set last 12 bytes to 0 for IPv4 address)
10634  */
10635 #define MC_CMD_FILTER_OP_V3_IN_IFRM_DST_IP_OFST 156
10636 #define MC_CMD_FILTER_OP_V3_IN_IFRM_DST_IP_LEN 16
10637 /* Flags controlling mutations of the user_mark and user_flag fields of
10638  * matching packets, with logic as follows: if (req.MATCH_BITOR_FLAG == 1)
10639  * user_flag = req.MATCH_SET_FLAG bit_or user_flag; else user_flag =
10640  * req.MATCH_SET_FLAG; if (req.MATCH_SET_MARK == 0) user_mark = 0; else if
10641  * (req.MATCH_BITOR_MARK == 1) user_mark = req.MATCH_SET_MARK bit_or user_mark;
10642  * else user_mark = req.MATCH_SET_MARK; N.B. These flags overlap with the
10643  * MATCH_ACTION field, which is deprecated in favour of this field. For the
10644  * cases where these flags induce a valid encoding of the MATCH_ACTION field,
10645  * the semantics agree.
10646  */
10647 #define MC_CMD_FILTER_OP_V3_IN_MATCH_ACTION_FLAGS_OFST 172
10648 #define MC_CMD_FILTER_OP_V3_IN_MATCH_ACTION_FLAGS_LEN 4
10649 #define MC_CMD_FILTER_OP_V3_IN_MATCH_SET_FLAG_OFST 172
10650 #define MC_CMD_FILTER_OP_V3_IN_MATCH_SET_FLAG_LBN 0
10651 #define MC_CMD_FILTER_OP_V3_IN_MATCH_SET_FLAG_WIDTH 1
10652 #define MC_CMD_FILTER_OP_V3_IN_MATCH_SET_MARK_OFST 172
10653 #define MC_CMD_FILTER_OP_V3_IN_MATCH_SET_MARK_LBN 1
10654 #define MC_CMD_FILTER_OP_V3_IN_MATCH_SET_MARK_WIDTH 1
10655 #define MC_CMD_FILTER_OP_V3_IN_MATCH_BITOR_FLAG_OFST 172
10656 #define MC_CMD_FILTER_OP_V3_IN_MATCH_BITOR_FLAG_LBN 2
10657 #define MC_CMD_FILTER_OP_V3_IN_MATCH_BITOR_FLAG_WIDTH 1
10658 #define MC_CMD_FILTER_OP_V3_IN_MATCH_BITOR_MARK_OFST 172
10659 #define MC_CMD_FILTER_OP_V3_IN_MATCH_BITOR_MARK_LBN 3
10660 #define MC_CMD_FILTER_OP_V3_IN_MATCH_BITOR_MARK_WIDTH 1
10661 /* Deprecated: the overlapping MATCH_ACTION_FLAGS field exposes all of the
10662  * functionality of this field in an ABI-backwards-compatible manner, and
10663  * should be used instead. Any future extensions should be made to the
10664  * MATCH_ACTION_FLAGS field, and not to this field. Set an action for all
10665  * packets matching this filter. The DPDK driver and (on EF10) dpdk f/w variant
10666  * use their own specific delivery structures, which are documented in the DPDK
10667  * Firmware Driver Interface (SF-119419-TC). Requesting anything other than
10668  * MATCH_ACTION_NONE on an EF10 NIC running another f/w variant will cause the
10669  * filter insertion to fail with ENOTSUP.
10670  */
10671 #define MC_CMD_FILTER_OP_V3_IN_MATCH_ACTION_OFST 172
10672 #define MC_CMD_FILTER_OP_V3_IN_MATCH_ACTION_LEN 4
10673 /* enum: do nothing extra */
10674 #define MC_CMD_FILTER_OP_V3_IN_MATCH_ACTION_NONE 0x0
10675 /* enum: Set the match flag in the packet prefix for packets matching the
10676  * filter (only with dpdk firmware, otherwise fails with ENOTSUP). Used to
10677  * support the DPDK rte_flow "FLAG" action.
10678  */
10679 #define MC_CMD_FILTER_OP_V3_IN_MATCH_ACTION_FLAG 0x1
10680 /* enum: Insert MATCH_MARK_VALUE into the packet prefix for packets matching
10681  * the filter (only with dpdk firmware, otherwise fails with ENOTSUP). Used to
10682  * support the DPDK rte_flow "MARK" action.
10683  */
10684 #define MC_CMD_FILTER_OP_V3_IN_MATCH_ACTION_MARK 0x2
10685 /* the mark value for MATCH_ACTION_MARK. Requesting a value larger than the
10686  * maximum (obtained from MC_CMD_GET_CAPABILITIES_V5/FILTER_ACTION_MARK_MAX)
10687  * will cause the filter insertion to fail with EINVAL.
10688  */
10689 #define MC_CMD_FILTER_OP_V3_IN_MATCH_MARK_VALUE_OFST 176
10690 #define MC_CMD_FILTER_OP_V3_IN_MATCH_MARK_VALUE_LEN 4
10691
10692 /* MC_CMD_FILTER_OP_OUT msgresponse */
10693 #define MC_CMD_FILTER_OP_OUT_LEN 12
10694 /* identifies the type of operation requested */
10695 #define MC_CMD_FILTER_OP_OUT_OP_OFST 0
10696 #define MC_CMD_FILTER_OP_OUT_OP_LEN 4
10697 /*            Enum values, see field(s): */
10698 /*               MC_CMD_FILTER_OP_IN/OP */
10699 /* Returned filter handle (for insert / subscribe operations). Note that these
10700  * handles should be considered opaque to the host, although a value of
10701  * 0xFFFFFFFF_FFFFFFFF is guaranteed never to be a valid handle.
10702  */
10703 #define MC_CMD_FILTER_OP_OUT_HANDLE_OFST 4
10704 #define MC_CMD_FILTER_OP_OUT_HANDLE_LEN 8
10705 #define MC_CMD_FILTER_OP_OUT_HANDLE_LO_OFST 4
10706 #define MC_CMD_FILTER_OP_OUT_HANDLE_HI_OFST 8
10707 /* enum: guaranteed invalid filter handle (low 32 bits) */
10708 #define MC_CMD_FILTER_OP_OUT_HANDLE_LO_INVALID 0xffffffff
10709 /* enum: guaranteed invalid filter handle (high 32 bits) */
10710 #define MC_CMD_FILTER_OP_OUT_HANDLE_HI_INVALID 0xffffffff
10711
10712 /* MC_CMD_FILTER_OP_EXT_OUT msgresponse */
10713 #define MC_CMD_FILTER_OP_EXT_OUT_LEN 12
10714 /* identifies the type of operation requested */
10715 #define MC_CMD_FILTER_OP_EXT_OUT_OP_OFST 0
10716 #define MC_CMD_FILTER_OP_EXT_OUT_OP_LEN 4
10717 /*            Enum values, see field(s): */
10718 /*               MC_CMD_FILTER_OP_EXT_IN/OP */
10719 /* Returned filter handle (for insert / subscribe operations). Note that these
10720  * handles should be considered opaque to the host, although a value of
10721  * 0xFFFFFFFF_FFFFFFFF is guaranteed never to be a valid handle.
10722  */
10723 #define MC_CMD_FILTER_OP_EXT_OUT_HANDLE_OFST 4
10724 #define MC_CMD_FILTER_OP_EXT_OUT_HANDLE_LEN 8
10725 #define MC_CMD_FILTER_OP_EXT_OUT_HANDLE_LO_OFST 4
10726 #define MC_CMD_FILTER_OP_EXT_OUT_HANDLE_HI_OFST 8
10727 /*            Enum values, see field(s): */
10728 /*               MC_CMD_FILTER_OP_OUT/HANDLE */
10729
10730
10731 /***********************************/
10732 /* MC_CMD_GET_PARSER_DISP_INFO
10733  * Get information related to the parser-dispatcher subsystem
10734  */
10735 #define MC_CMD_GET_PARSER_DISP_INFO 0xe4
10736 #undef  MC_CMD_0xe4_PRIVILEGE_CTG
10737
10738 #define MC_CMD_0xe4_PRIVILEGE_CTG SRIOV_CTG_GENERAL
10739
10740 /* MC_CMD_GET_PARSER_DISP_INFO_IN msgrequest */
10741 #define MC_CMD_GET_PARSER_DISP_INFO_IN_LEN 4
10742 /* identifies the type of operation requested */
10743 #define MC_CMD_GET_PARSER_DISP_INFO_IN_OP_OFST 0
10744 #define MC_CMD_GET_PARSER_DISP_INFO_IN_OP_LEN 4
10745 /* enum: read the list of supported RX filter matches */
10746 #define MC_CMD_GET_PARSER_DISP_INFO_IN_OP_GET_SUPPORTED_RX_MATCHES 0x1
10747 /* enum: read flags indicating restrictions on filter insertion for the calling
10748  * client
10749  */
10750 #define MC_CMD_GET_PARSER_DISP_INFO_IN_OP_GET_RESTRICTIONS 0x2
10751 /* enum: read properties relating to security rules (Medford-only; for use by
10752  * SolarSecure apps, not directly by drivers. See SF-114946-SW.)
10753  */
10754 #define MC_CMD_GET_PARSER_DISP_INFO_IN_OP_GET_SECURITY_RULE_INFO 0x3
10755 /* enum: read the list of supported RX filter matches for VXLAN/NVGRE
10756  * encapsulated frames, which follow a different match sequence to normal
10757  * frames (Medford only)
10758  */
10759 #define MC_CMD_GET_PARSER_DISP_INFO_IN_OP_GET_SUPPORTED_ENCAP_RX_MATCHES 0x4
10760 /* enum: read the list of supported matches for the encapsulation detection
10761  * rules inserted by MC_CMD_VNIC_ENCAP_RULE_ADD. (ef100 and later)
10762  */
10763 #define MC_CMD_GET_PARSER_DISP_INFO_IN_OP_GET_SUPPORTED_VNIC_ENCAP_MATCHES 0x5
10764
10765 /* MC_CMD_GET_PARSER_DISP_INFO_OUT msgresponse */
10766 #define MC_CMD_GET_PARSER_DISP_INFO_OUT_LENMIN 8
10767 #define MC_CMD_GET_PARSER_DISP_INFO_OUT_LENMAX 252
10768 #define MC_CMD_GET_PARSER_DISP_INFO_OUT_LENMAX_MCDI2 1020
10769 #define MC_CMD_GET_PARSER_DISP_INFO_OUT_LEN(num) (8+4*(num))
10770 #define MC_CMD_GET_PARSER_DISP_INFO_OUT_SUPPORTED_MATCHES_NUM(len) (((len)-8)/4)
10771 /* identifies the type of operation requested */
10772 #define MC_CMD_GET_PARSER_DISP_INFO_OUT_OP_OFST 0
10773 #define MC_CMD_GET_PARSER_DISP_INFO_OUT_OP_LEN 4
10774 /*            Enum values, see field(s): */
10775 /*               MC_CMD_GET_PARSER_DISP_INFO_IN/OP */
10776 /* number of supported match types */
10777 #define MC_CMD_GET_PARSER_DISP_INFO_OUT_NUM_SUPPORTED_MATCHES_OFST 4
10778 #define MC_CMD_GET_PARSER_DISP_INFO_OUT_NUM_SUPPORTED_MATCHES_LEN 4
10779 /* array of supported match types (valid MATCH_FIELDS values for
10780  * MC_CMD_FILTER_OP) sorted in decreasing priority order
10781  */
10782 #define MC_CMD_GET_PARSER_DISP_INFO_OUT_SUPPORTED_MATCHES_OFST 8
10783 #define MC_CMD_GET_PARSER_DISP_INFO_OUT_SUPPORTED_MATCHES_LEN 4
10784 #define MC_CMD_GET_PARSER_DISP_INFO_OUT_SUPPORTED_MATCHES_MINNUM 0
10785 #define MC_CMD_GET_PARSER_DISP_INFO_OUT_SUPPORTED_MATCHES_MAXNUM 61
10786 #define MC_CMD_GET_PARSER_DISP_INFO_OUT_SUPPORTED_MATCHES_MAXNUM_MCDI2 253
10787
10788 /* MC_CMD_GET_PARSER_DISP_RESTRICTIONS_OUT msgresponse */
10789 #define MC_CMD_GET_PARSER_DISP_RESTRICTIONS_OUT_LEN 8
10790 /* identifies the type of operation requested */
10791 #define MC_CMD_GET_PARSER_DISP_RESTRICTIONS_OUT_OP_OFST 0
10792 #define MC_CMD_GET_PARSER_DISP_RESTRICTIONS_OUT_OP_LEN 4
10793 /*            Enum values, see field(s): */
10794 /*               MC_CMD_GET_PARSER_DISP_INFO_IN/OP */
10795 /* bitfield of filter insertion restrictions */
10796 #define MC_CMD_GET_PARSER_DISP_RESTRICTIONS_OUT_RESTRICTION_FLAGS_OFST 4
10797 #define MC_CMD_GET_PARSER_DISP_RESTRICTIONS_OUT_RESTRICTION_FLAGS_LEN 4
10798 #define MC_CMD_GET_PARSER_DISP_RESTRICTIONS_OUT_DST_IP_MCAST_ONLY_OFST 4
10799 #define MC_CMD_GET_PARSER_DISP_RESTRICTIONS_OUT_DST_IP_MCAST_ONLY_LBN 0
10800 #define MC_CMD_GET_PARSER_DISP_RESTRICTIONS_OUT_DST_IP_MCAST_ONLY_WIDTH 1
10801
10802 /* MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT msgresponse:
10803  * GET_PARSER_DISP_INFO response format for OP_GET_SECURITY_RULE_INFO.
10804  * (Medford-only; for use by SolarSecure apps, not directly by drivers. See
10805  * SF-114946-SW.) NOTE - this message definition is provisional. It has not yet
10806  * been used in any released code and may change during development. This note
10807  * will be removed once it is regarded as stable.
10808  */
10809 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_LEN 36
10810 /* identifies the type of operation requested */
10811 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_OP_OFST 0
10812 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_OP_LEN 4
10813 /*            Enum values, see field(s): */
10814 /*               MC_CMD_GET_PARSER_DISP_INFO_IN/OP */
10815 /* a version number representing the set of rule lookups that are implemented
10816  * by the currently running firmware
10817  */
10818 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_RULES_VERSION_OFST 4
10819 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_RULES_VERSION_LEN 4
10820 /* enum: implements lookup sequences described in SF-114946-SW draft C */
10821 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_RULES_VERSION_SF_114946_SW_C 0x0
10822 /* the number of nodes in the subnet map */
10823 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_SUBNET_MAP_NUM_NODES_OFST 8
10824 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_SUBNET_MAP_NUM_NODES_LEN 4
10825 /* the number of entries in one subnet map node */
10826 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_SUBNET_MAP_NUM_ENTRIES_PER_NODE_OFST 12
10827 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_SUBNET_MAP_NUM_ENTRIES_PER_NODE_LEN 4
10828 /* minimum valid value for a subnet ID in a subnet map leaf */
10829 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_SUBNET_ID_MIN_OFST 16
10830 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_SUBNET_ID_MIN_LEN 4
10831 /* maximum valid value for a subnet ID in a subnet map leaf */
10832 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_SUBNET_ID_MAX_OFST 20
10833 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_SUBNET_ID_MAX_LEN 4
10834 /* the number of entries in the local and remote port range maps */
10835 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_PORTRANGE_TREE_NUM_ENTRIES_OFST 24
10836 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_PORTRANGE_TREE_NUM_ENTRIES_LEN 4
10837 /* minimum valid value for a portrange ID in a port range map leaf */
10838 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_PORTRANGE_ID_MIN_OFST 28
10839 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_PORTRANGE_ID_MIN_LEN 4
10840 /* maximum valid value for a portrange ID in a port range map leaf */
10841 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_PORTRANGE_ID_MAX_OFST 32
10842 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_PORTRANGE_ID_MAX_LEN 4
10843
10844 /* MC_CMD_GET_PARSER_DISP_VNIC_ENCAP_MATCHES_OUT msgresponse: This response is
10845  * returned if a MC_CMD_GET_PARSER_DISP_INFO_IN request is sent with OP value
10846  * OP_GET_SUPPORTED_VNIC_ENCAP_MATCHES. It contains information about the
10847  * supported match types that can be used in the encapsulation detection rules
10848  * inserted by MC_CMD_VNIC_ENCAP_RULE_ADD.
10849  */
10850 #define MC_CMD_GET_PARSER_DISP_VNIC_ENCAP_MATCHES_OUT_LENMIN 8
10851 #define MC_CMD_GET_PARSER_DISP_VNIC_ENCAP_MATCHES_OUT_LENMAX 252
10852 #define MC_CMD_GET_PARSER_DISP_VNIC_ENCAP_MATCHES_OUT_LENMAX_MCDI2 1020
10853 #define MC_CMD_GET_PARSER_DISP_VNIC_ENCAP_MATCHES_OUT_LEN(num) (8+4*(num))
10854 #define MC_CMD_GET_PARSER_DISP_VNIC_ENCAP_MATCHES_OUT_SUPPORTED_MATCHES_NUM(len) (((len)-8)/4)
10855 /* The op code OP_GET_SUPPORTED_VNIC_ENCAP_MATCHES is returned. */
10856 #define MC_CMD_GET_PARSER_DISP_VNIC_ENCAP_MATCHES_OUT_OP_OFST 0
10857 #define MC_CMD_GET_PARSER_DISP_VNIC_ENCAP_MATCHES_OUT_OP_LEN 4
10858 /*            Enum values, see field(s): */
10859 /*               MC_CMD_GET_PARSER_DISP_INFO_IN/OP */
10860 /* number of supported match types */
10861 #define MC_CMD_GET_PARSER_DISP_VNIC_ENCAP_MATCHES_OUT_NUM_SUPPORTED_MATCHES_OFST 4
10862 #define MC_CMD_GET_PARSER_DISP_VNIC_ENCAP_MATCHES_OUT_NUM_SUPPORTED_MATCHES_LEN 4
10863 /* array of supported match types (valid MATCH_FLAGS values for
10864  * MC_CMD_VNIC_ENCAP_RULE_ADD) sorted in decreasing priority order
10865  */
10866 #define MC_CMD_GET_PARSER_DISP_VNIC_ENCAP_MATCHES_OUT_SUPPORTED_MATCHES_OFST 8
10867 #define MC_CMD_GET_PARSER_DISP_VNIC_ENCAP_MATCHES_OUT_SUPPORTED_MATCHES_LEN 4
10868 #define MC_CMD_GET_PARSER_DISP_VNIC_ENCAP_MATCHES_OUT_SUPPORTED_MATCHES_MINNUM 0
10869 #define MC_CMD_GET_PARSER_DISP_VNIC_ENCAP_MATCHES_OUT_SUPPORTED_MATCHES_MAXNUM 61
10870 #define MC_CMD_GET_PARSER_DISP_VNIC_ENCAP_MATCHES_OUT_SUPPORTED_MATCHES_MAXNUM_MCDI2 253
10871
10872
10873 /***********************************/
10874 /* MC_CMD_PARSER_DISP_RW
10875  * Direct read/write of parser-dispatcher state (DICPUs and LUE) for debugging.
10876  * Please note that this interface is only of use to debug tools which have
10877  * knowledge of firmware and hardware data structures; nothing here is intended
10878  * for use by normal driver code. Note that although this command is in the
10879  * Admin privilege group, in tamperproof adapters, only read operations are
10880  * permitted.
10881  */
10882 #define MC_CMD_PARSER_DISP_RW 0xe5
10883 #undef  MC_CMD_0xe5_PRIVILEGE_CTG
10884
10885 #define MC_CMD_0xe5_PRIVILEGE_CTG SRIOV_CTG_ADMIN
10886
10887 /* MC_CMD_PARSER_DISP_RW_IN msgrequest */
10888 #define MC_CMD_PARSER_DISP_RW_IN_LEN 32
10889 /* identifies the target of the operation */
10890 #define MC_CMD_PARSER_DISP_RW_IN_TARGET_OFST 0
10891 #define MC_CMD_PARSER_DISP_RW_IN_TARGET_LEN 4
10892 /* enum: RX dispatcher CPU */
10893 #define MC_CMD_PARSER_DISP_RW_IN_RX_DICPU 0x0
10894 /* enum: TX dispatcher CPU */
10895 #define MC_CMD_PARSER_DISP_RW_IN_TX_DICPU 0x1
10896 /* enum: Lookup engine (with original metadata format). Deprecated; used only
10897  * by cmdclient as a fallback for very old Huntington firmware, and not
10898  * supported in firmware beyond v6.4.0.1005. Use LUE_VERSIONED_METADATA
10899  * instead.
10900  */
10901 #define MC_CMD_PARSER_DISP_RW_IN_LUE 0x2
10902 /* enum: Lookup engine (with requested metadata format) */
10903 #define MC_CMD_PARSER_DISP_RW_IN_LUE_VERSIONED_METADATA 0x3
10904 /* enum: RX0 dispatcher CPU (alias for RX_DICPU; Medford has 2 RX DICPUs) */
10905 #define MC_CMD_PARSER_DISP_RW_IN_RX0_DICPU 0x0
10906 /* enum: RX1 dispatcher CPU (only valid for Medford) */
10907 #define MC_CMD_PARSER_DISP_RW_IN_RX1_DICPU 0x4
10908 /* enum: Miscellaneous other state (only valid for Medford) */
10909 #define MC_CMD_PARSER_DISP_RW_IN_MISC_STATE 0x5
10910 /* identifies the type of operation requested */
10911 #define MC_CMD_PARSER_DISP_RW_IN_OP_OFST 4
10912 #define MC_CMD_PARSER_DISP_RW_IN_OP_LEN 4
10913 /* enum: Read a word of DICPU DMEM or a LUE entry */
10914 #define MC_CMD_PARSER_DISP_RW_IN_READ 0x0
10915 /* enum: Write a word of DICPU DMEM or a LUE entry. Not permitted on
10916  * tamperproof adapters.
10917  */
10918 #define MC_CMD_PARSER_DISP_RW_IN_WRITE 0x1
10919 /* enum: Read-modify-write a word of DICPU DMEM (not valid for LUE). Not
10920  * permitted on tamperproof adapters.
10921  */
10922 #define MC_CMD_PARSER_DISP_RW_IN_RMW 0x2
10923 /* data memory address (DICPU targets) or LUE index (LUE targets) */
10924 #define MC_CMD_PARSER_DISP_RW_IN_ADDRESS_OFST 8
10925 #define MC_CMD_PARSER_DISP_RW_IN_ADDRESS_LEN 4
10926 /* selector (for MISC_STATE target) */
10927 #define MC_CMD_PARSER_DISP_RW_IN_SELECTOR_OFST 8
10928 #define MC_CMD_PARSER_DISP_RW_IN_SELECTOR_LEN 4
10929 /* enum: Port to datapath mapping */
10930 #define MC_CMD_PARSER_DISP_RW_IN_PORT_DP_MAPPING 0x1
10931 /* value to write (for DMEM writes) */
10932 #define MC_CMD_PARSER_DISP_RW_IN_DMEM_WRITE_VALUE_OFST 12
10933 #define MC_CMD_PARSER_DISP_RW_IN_DMEM_WRITE_VALUE_LEN 4
10934 /* XOR value (for DMEM read-modify-writes: new = (old & mask) ^ value) */
10935 #define MC_CMD_PARSER_DISP_RW_IN_DMEM_RMW_XOR_VALUE_OFST 12
10936 #define MC_CMD_PARSER_DISP_RW_IN_DMEM_RMW_XOR_VALUE_LEN 4
10937 /* AND mask (for DMEM read-modify-writes: new = (old & mask) ^ value) */
10938 #define MC_CMD_PARSER_DISP_RW_IN_DMEM_RMW_AND_MASK_OFST 16
10939 #define MC_CMD_PARSER_DISP_RW_IN_DMEM_RMW_AND_MASK_LEN 4
10940 /* metadata format (for LUE reads using LUE_VERSIONED_METADATA) */
10941 #define MC_CMD_PARSER_DISP_RW_IN_LUE_READ_METADATA_VERSION_OFST 12
10942 #define MC_CMD_PARSER_DISP_RW_IN_LUE_READ_METADATA_VERSION_LEN 4
10943 /* value to write (for LUE writes) */
10944 #define MC_CMD_PARSER_DISP_RW_IN_LUE_WRITE_VALUE_OFST 12
10945 #define MC_CMD_PARSER_DISP_RW_IN_LUE_WRITE_VALUE_LEN 20
10946
10947 /* MC_CMD_PARSER_DISP_RW_OUT msgresponse */
10948 #define MC_CMD_PARSER_DISP_RW_OUT_LEN 52
10949 /* value read (for DMEM reads) */
10950 #define MC_CMD_PARSER_DISP_RW_OUT_DMEM_READ_VALUE_OFST 0
10951 #define MC_CMD_PARSER_DISP_RW_OUT_DMEM_READ_VALUE_LEN 4
10952 /* value read (for LUE reads) */
10953 #define MC_CMD_PARSER_DISP_RW_OUT_LUE_READ_VALUE_OFST 0
10954 #define MC_CMD_PARSER_DISP_RW_OUT_LUE_READ_VALUE_LEN 20
10955 /* up to 8 32-bit words of additional soft state from the LUE manager (the
10956  * exact content is firmware-dependent and intended only for debug use)
10957  */
10958 #define MC_CMD_PARSER_DISP_RW_OUT_LUE_MGR_STATE_OFST 20
10959 #define MC_CMD_PARSER_DISP_RW_OUT_LUE_MGR_STATE_LEN 32
10960 /* datapath(s) used for each port (for MISC_STATE PORT_DP_MAPPING selector) */
10961 #define MC_CMD_PARSER_DISP_RW_OUT_PORT_DP_MAPPING_OFST 0
10962 #define MC_CMD_PARSER_DISP_RW_OUT_PORT_DP_MAPPING_LEN 4
10963 #define MC_CMD_PARSER_DISP_RW_OUT_PORT_DP_MAPPING_NUM 4
10964 #define MC_CMD_PARSER_DISP_RW_OUT_DP0 0x1 /* enum */
10965 #define MC_CMD_PARSER_DISP_RW_OUT_DP1 0x2 /* enum */
10966
10967
10968 /***********************************/
10969 /* MC_CMD_GET_PF_COUNT
10970  * Get number of PFs on the device.
10971  */
10972 #define MC_CMD_GET_PF_COUNT 0xb6
10973 #undef  MC_CMD_0xb6_PRIVILEGE_CTG
10974
10975 #define MC_CMD_0xb6_PRIVILEGE_CTG SRIOV_CTG_GENERAL
10976
10977 /* MC_CMD_GET_PF_COUNT_IN msgrequest */
10978 #define MC_CMD_GET_PF_COUNT_IN_LEN 0
10979
10980 /* MC_CMD_GET_PF_COUNT_OUT msgresponse */
10981 #define MC_CMD_GET_PF_COUNT_OUT_LEN 1
10982 /* Identifies the number of PFs on the device. */
10983 #define MC_CMD_GET_PF_COUNT_OUT_PF_COUNT_OFST 0
10984 #define MC_CMD_GET_PF_COUNT_OUT_PF_COUNT_LEN 1
10985
10986
10987 /***********************************/
10988 /* MC_CMD_SET_PF_COUNT
10989  * Set number of PFs on the device.
10990  */
10991 #define MC_CMD_SET_PF_COUNT 0xb7
10992
10993 /* MC_CMD_SET_PF_COUNT_IN msgrequest */
10994 #define MC_CMD_SET_PF_COUNT_IN_LEN 4
10995 /* New number of PFs on the device. */
10996 #define MC_CMD_SET_PF_COUNT_IN_PF_COUNT_OFST 0
10997 #define MC_CMD_SET_PF_COUNT_IN_PF_COUNT_LEN 4
10998
10999 /* MC_CMD_SET_PF_COUNT_OUT msgresponse */
11000 #define MC_CMD_SET_PF_COUNT_OUT_LEN 0
11001
11002
11003 /***********************************/
11004 /* MC_CMD_GET_PORT_ASSIGNMENT
11005  * Get port assignment for current PCI function.
11006  */
11007 #define MC_CMD_GET_PORT_ASSIGNMENT 0xb8
11008 #undef  MC_CMD_0xb8_PRIVILEGE_CTG
11009
11010 #define MC_CMD_0xb8_PRIVILEGE_CTG SRIOV_CTG_GENERAL
11011
11012 /* MC_CMD_GET_PORT_ASSIGNMENT_IN msgrequest */
11013 #define MC_CMD_GET_PORT_ASSIGNMENT_IN_LEN 0
11014
11015 /* MC_CMD_GET_PORT_ASSIGNMENT_OUT msgresponse */
11016 #define MC_CMD_GET_PORT_ASSIGNMENT_OUT_LEN 4
11017 /* Identifies the port assignment for this function. On EF100, it is possible
11018  * for the function to have no network port assigned (either because it is not
11019  * yet configured, or assigning a port to a given function personality makes no
11020  * sense - e.g. virtio-blk), in which case the return value is NULL_PORT.
11021  */
11022 #define MC_CMD_GET_PORT_ASSIGNMENT_OUT_PORT_OFST 0
11023 #define MC_CMD_GET_PORT_ASSIGNMENT_OUT_PORT_LEN 4
11024 /* enum: Special value to indicate no port is assigned to a function. */
11025 #define MC_CMD_GET_PORT_ASSIGNMENT_OUT_NULL_PORT 0xffffffff
11026
11027
11028 /***********************************/
11029 /* MC_CMD_SET_PORT_ASSIGNMENT
11030  * Set port assignment for current PCI function.
11031  */
11032 #define MC_CMD_SET_PORT_ASSIGNMENT 0xb9
11033 #undef  MC_CMD_0xb9_PRIVILEGE_CTG
11034
11035 #define MC_CMD_0xb9_PRIVILEGE_CTG SRIOV_CTG_ADMIN
11036
11037 /* MC_CMD_SET_PORT_ASSIGNMENT_IN msgrequest */
11038 #define MC_CMD_SET_PORT_ASSIGNMENT_IN_LEN 4
11039 /* Identifies the port assignment for this function. */
11040 #define MC_CMD_SET_PORT_ASSIGNMENT_IN_PORT_OFST 0
11041 #define MC_CMD_SET_PORT_ASSIGNMENT_IN_PORT_LEN 4
11042
11043 /* MC_CMD_SET_PORT_ASSIGNMENT_OUT msgresponse */
11044 #define MC_CMD_SET_PORT_ASSIGNMENT_OUT_LEN 0
11045
11046
11047 /***********************************/
11048 /* MC_CMD_ALLOC_VIS
11049  * Allocate VIs for current PCI function.
11050  */
11051 #define MC_CMD_ALLOC_VIS 0x8b
11052 #undef  MC_CMD_0x8b_PRIVILEGE_CTG
11053
11054 #define MC_CMD_0x8b_PRIVILEGE_CTG SRIOV_CTG_GENERAL
11055
11056 /* MC_CMD_ALLOC_VIS_IN msgrequest */
11057 #define MC_CMD_ALLOC_VIS_IN_LEN 8
11058 /* The minimum number of VIs that is acceptable */
11059 #define MC_CMD_ALLOC_VIS_IN_MIN_VI_COUNT_OFST 0
11060 #define MC_CMD_ALLOC_VIS_IN_MIN_VI_COUNT_LEN 4
11061 /* The maximum number of VIs that would be useful */
11062 #define MC_CMD_ALLOC_VIS_IN_MAX_VI_COUNT_OFST 4
11063 #define MC_CMD_ALLOC_VIS_IN_MAX_VI_COUNT_LEN 4
11064
11065 /* MC_CMD_ALLOC_VIS_OUT msgresponse: Huntington-compatible VI_ALLOC request.
11066  * Use extended version in new code.
11067  */
11068 #define MC_CMD_ALLOC_VIS_OUT_LEN 8
11069 /* The number of VIs allocated on this function */
11070 #define MC_CMD_ALLOC_VIS_OUT_VI_COUNT_OFST 0
11071 #define MC_CMD_ALLOC_VIS_OUT_VI_COUNT_LEN 4
11072 /* The base absolute VI number allocated to this function. Required to
11073  * correctly interpret wakeup events.
11074  */
11075 #define MC_CMD_ALLOC_VIS_OUT_VI_BASE_OFST 4
11076 #define MC_CMD_ALLOC_VIS_OUT_VI_BASE_LEN 4
11077
11078 /* MC_CMD_ALLOC_VIS_EXT_OUT msgresponse */
11079 #define MC_CMD_ALLOC_VIS_EXT_OUT_LEN 12
11080 /* The number of VIs allocated on this function */
11081 #define MC_CMD_ALLOC_VIS_EXT_OUT_VI_COUNT_OFST 0
11082 #define MC_CMD_ALLOC_VIS_EXT_OUT_VI_COUNT_LEN 4
11083 /* The base absolute VI number allocated to this function. Required to
11084  * correctly interpret wakeup events.
11085  */
11086 #define MC_CMD_ALLOC_VIS_EXT_OUT_VI_BASE_OFST 4
11087 #define MC_CMD_ALLOC_VIS_EXT_OUT_VI_BASE_LEN 4
11088 /* Function's port vi_shift value (always 0 on Huntington) */
11089 #define MC_CMD_ALLOC_VIS_EXT_OUT_VI_SHIFT_OFST 8
11090 #define MC_CMD_ALLOC_VIS_EXT_OUT_VI_SHIFT_LEN 4
11091
11092
11093 /***********************************/
11094 /* MC_CMD_FREE_VIS
11095  * Free VIs for current PCI function. Any linked PIO buffers will be unlinked,
11096  * but not freed.
11097  */
11098 #define MC_CMD_FREE_VIS 0x8c
11099 #undef  MC_CMD_0x8c_PRIVILEGE_CTG
11100
11101 #define MC_CMD_0x8c_PRIVILEGE_CTG SRIOV_CTG_GENERAL
11102
11103 /* MC_CMD_FREE_VIS_IN msgrequest */
11104 #define MC_CMD_FREE_VIS_IN_LEN 0
11105
11106 /* MC_CMD_FREE_VIS_OUT msgresponse */
11107 #define MC_CMD_FREE_VIS_OUT_LEN 0
11108
11109
11110 /***********************************/
11111 /* MC_CMD_GET_SRIOV_CFG
11112  * Get SRIOV config for this PF.
11113  */
11114 #define MC_CMD_GET_SRIOV_CFG 0xba
11115 #undef  MC_CMD_0xba_PRIVILEGE_CTG
11116
11117 #define MC_CMD_0xba_PRIVILEGE_CTG SRIOV_CTG_GENERAL
11118
11119 /* MC_CMD_GET_SRIOV_CFG_IN msgrequest */
11120 #define MC_CMD_GET_SRIOV_CFG_IN_LEN 0
11121
11122 /* MC_CMD_GET_SRIOV_CFG_OUT msgresponse */
11123 #define MC_CMD_GET_SRIOV_CFG_OUT_LEN 20
11124 /* Number of VFs currently enabled. */
11125 #define MC_CMD_GET_SRIOV_CFG_OUT_VF_CURRENT_OFST 0
11126 #define MC_CMD_GET_SRIOV_CFG_OUT_VF_CURRENT_LEN 4
11127 /* Max number of VFs before sriov stride and offset may need to be changed. */
11128 #define MC_CMD_GET_SRIOV_CFG_OUT_VF_MAX_OFST 4
11129 #define MC_CMD_GET_SRIOV_CFG_OUT_VF_MAX_LEN 4
11130 #define MC_CMD_GET_SRIOV_CFG_OUT_FLAGS_OFST 8
11131 #define MC_CMD_GET_SRIOV_CFG_OUT_FLAGS_LEN 4
11132 #define MC_CMD_GET_SRIOV_CFG_OUT_VF_ENABLED_OFST 8
11133 #define MC_CMD_GET_SRIOV_CFG_OUT_VF_ENABLED_LBN 0
11134 #define MC_CMD_GET_SRIOV_CFG_OUT_VF_ENABLED_WIDTH 1
11135 /* RID offset of first VF from PF. */
11136 #define MC_CMD_GET_SRIOV_CFG_OUT_VF_OFFSET_OFST 12
11137 #define MC_CMD_GET_SRIOV_CFG_OUT_VF_OFFSET_LEN 4
11138 /* RID offset of each subsequent VF from the previous. */
11139 #define MC_CMD_GET_SRIOV_CFG_OUT_VF_STRIDE_OFST 16
11140 #define MC_CMD_GET_SRIOV_CFG_OUT_VF_STRIDE_LEN 4
11141
11142
11143 /***********************************/
11144 /* MC_CMD_SET_SRIOV_CFG
11145  * Set SRIOV config for this PF.
11146  */
11147 #define MC_CMD_SET_SRIOV_CFG 0xbb
11148 #undef  MC_CMD_0xbb_PRIVILEGE_CTG
11149
11150 #define MC_CMD_0xbb_PRIVILEGE_CTG SRIOV_CTG_ADMIN
11151
11152 /* MC_CMD_SET_SRIOV_CFG_IN msgrequest */
11153 #define MC_CMD_SET_SRIOV_CFG_IN_LEN 20
11154 /* Number of VFs currently enabled. */
11155 #define MC_CMD_SET_SRIOV_CFG_IN_VF_CURRENT_OFST 0
11156 #define MC_CMD_SET_SRIOV_CFG_IN_VF_CURRENT_LEN 4
11157 /* Max number of VFs before sriov stride and offset may need to be changed. */
11158 #define MC_CMD_SET_SRIOV_CFG_IN_VF_MAX_OFST 4
11159 #define MC_CMD_SET_SRIOV_CFG_IN_VF_MAX_LEN 4
11160 #define MC_CMD_SET_SRIOV_CFG_IN_FLAGS_OFST 8
11161 #define MC_CMD_SET_SRIOV_CFG_IN_FLAGS_LEN 4
11162 #define MC_CMD_SET_SRIOV_CFG_IN_VF_ENABLED_OFST 8
11163 #define MC_CMD_SET_SRIOV_CFG_IN_VF_ENABLED_LBN 0
11164 #define MC_CMD_SET_SRIOV_CFG_IN_VF_ENABLED_WIDTH 1
11165 /* RID offset of first VF from PF, or 0 for no change, or
11166  * MC_CMD_RESOURCE_INSTANCE_ANY to allow the system to allocate an offset.
11167  */
11168 #define MC_CMD_SET_SRIOV_CFG_IN_VF_OFFSET_OFST 12
11169 #define MC_CMD_SET_SRIOV_CFG_IN_VF_OFFSET_LEN 4
11170 /* RID offset of each subsequent VF from the previous, 0 for no change, or
11171  * MC_CMD_RESOURCE_INSTANCE_ANY to allow the system to allocate a stride.
11172  */
11173 #define MC_CMD_SET_SRIOV_CFG_IN_VF_STRIDE_OFST 16
11174 #define MC_CMD_SET_SRIOV_CFG_IN_VF_STRIDE_LEN 4
11175
11176 /* MC_CMD_SET_SRIOV_CFG_OUT msgresponse */
11177 #define MC_CMD_SET_SRIOV_CFG_OUT_LEN 0
11178
11179
11180 /***********************************/
11181 /* MC_CMD_GET_VI_ALLOC_INFO
11182  * Get information about number of VI's and base VI number allocated to this
11183  * function.
11184  */
11185 #define MC_CMD_GET_VI_ALLOC_INFO 0x8d
11186 #undef  MC_CMD_0x8d_PRIVILEGE_CTG
11187
11188 #define MC_CMD_0x8d_PRIVILEGE_CTG SRIOV_CTG_GENERAL
11189
11190 /* MC_CMD_GET_VI_ALLOC_INFO_IN msgrequest */
11191 #define MC_CMD_GET_VI_ALLOC_INFO_IN_LEN 0
11192
11193 /* MC_CMD_GET_VI_ALLOC_INFO_OUT msgresponse */
11194 #define MC_CMD_GET_VI_ALLOC_INFO_OUT_LEN 12
11195 /* The number of VIs allocated on this function */
11196 #define MC_CMD_GET_VI_ALLOC_INFO_OUT_VI_COUNT_OFST 0
11197 #define MC_CMD_GET_VI_ALLOC_INFO_OUT_VI_COUNT_LEN 4
11198 /* The base absolute VI number allocated to this function. Required to
11199  * correctly interpret wakeup events.
11200  */
11201 #define MC_CMD_GET_VI_ALLOC_INFO_OUT_VI_BASE_OFST 4
11202 #define MC_CMD_GET_VI_ALLOC_INFO_OUT_VI_BASE_LEN 4
11203 /* Function's port vi_shift value (always 0 on Huntington) */
11204 #define MC_CMD_GET_VI_ALLOC_INFO_OUT_VI_SHIFT_OFST 8
11205 #define MC_CMD_GET_VI_ALLOC_INFO_OUT_VI_SHIFT_LEN 4
11206
11207
11208 /***********************************/
11209 /* MC_CMD_DUMP_VI_STATE
11210  * For CmdClient use. Dump pertinent information on a specific absolute VI.
11211  */
11212 #define MC_CMD_DUMP_VI_STATE 0x8e
11213 #undef  MC_CMD_0x8e_PRIVILEGE_CTG
11214
11215 #define MC_CMD_0x8e_PRIVILEGE_CTG SRIOV_CTG_GENERAL
11216
11217 /* MC_CMD_DUMP_VI_STATE_IN msgrequest */
11218 #define MC_CMD_DUMP_VI_STATE_IN_LEN 4
11219 /* The VI number to query. */
11220 #define MC_CMD_DUMP_VI_STATE_IN_VI_NUMBER_OFST 0
11221 #define MC_CMD_DUMP_VI_STATE_IN_VI_NUMBER_LEN 4
11222
11223 /* MC_CMD_DUMP_VI_STATE_OUT msgresponse */
11224 #define MC_CMD_DUMP_VI_STATE_OUT_LEN 96
11225 /* The PF part of the function owning this VI. */
11226 #define MC_CMD_DUMP_VI_STATE_OUT_OWNER_PF_OFST 0
11227 #define MC_CMD_DUMP_VI_STATE_OUT_OWNER_PF_LEN 2
11228 /* The VF part of the function owning this VI. */
11229 #define MC_CMD_DUMP_VI_STATE_OUT_OWNER_VF_OFST 2
11230 #define MC_CMD_DUMP_VI_STATE_OUT_OWNER_VF_LEN 2
11231 /* Base of VIs allocated to this function. */
11232 #define MC_CMD_DUMP_VI_STATE_OUT_FUNC_VI_BASE_OFST 4
11233 #define MC_CMD_DUMP_VI_STATE_OUT_FUNC_VI_BASE_LEN 2
11234 /* Count of VIs allocated to the owner function. */
11235 #define MC_CMD_DUMP_VI_STATE_OUT_FUNC_VI_COUNT_OFST 6
11236 #define MC_CMD_DUMP_VI_STATE_OUT_FUNC_VI_COUNT_LEN 2
11237 /* Base interrupt vector allocated to this function. */
11238 #define MC_CMD_DUMP_VI_STATE_OUT_FUNC_VECTOR_BASE_OFST 8
11239 #define MC_CMD_DUMP_VI_STATE_OUT_FUNC_VECTOR_BASE_LEN 2
11240 /* Number of interrupt vectors allocated to this function. */
11241 #define MC_CMD_DUMP_VI_STATE_OUT_FUNC_VECTOR_COUNT_OFST 10
11242 #define MC_CMD_DUMP_VI_STATE_OUT_FUNC_VECTOR_COUNT_LEN 2
11243 /* Raw evq ptr table data. */
11244 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EVQ_PTR_RAW_OFST 12
11245 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EVQ_PTR_RAW_LEN 8
11246 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EVQ_PTR_RAW_LO_OFST 12
11247 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EVQ_PTR_RAW_HI_OFST 16
11248 /* Raw evq timer table data. */
11249 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EV_TIMER_RAW_OFST 20
11250 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EV_TIMER_RAW_LEN 8
11251 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EV_TIMER_RAW_LO_OFST 20
11252 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EV_TIMER_RAW_HI_OFST 24
11253 /* Combined metadata field. */
11254 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EV_META_OFST 28
11255 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EV_META_LEN 4
11256 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EV_META_BUFS_BASE_OFST 28
11257 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EV_META_BUFS_BASE_LBN 0
11258 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EV_META_BUFS_BASE_WIDTH 16
11259 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EV_META_BUFS_NPAGES_OFST 28
11260 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EV_META_BUFS_NPAGES_LBN 16
11261 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EV_META_BUFS_NPAGES_WIDTH 8
11262 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EV_META_WKUP_REF_OFST 28
11263 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EV_META_WKUP_REF_LBN 24
11264 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EV_META_WKUP_REF_WIDTH 8
11265 /* TXDPCPU raw table data for queue. */
11266 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_RAW_TBL_0_OFST 32
11267 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_RAW_TBL_0_LEN 8
11268 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_RAW_TBL_0_LO_OFST 32
11269 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_RAW_TBL_0_HI_OFST 36
11270 /* TXDPCPU raw table data for queue. */
11271 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_RAW_TBL_1_OFST 40
11272 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_RAW_TBL_1_LEN 8
11273 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_RAW_TBL_1_LO_OFST 40
11274 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_RAW_TBL_1_HI_OFST 44
11275 /* TXDPCPU raw table data for queue. */
11276 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_RAW_TBL_2_OFST 48
11277 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_RAW_TBL_2_LEN 8
11278 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_RAW_TBL_2_LO_OFST 48
11279 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_RAW_TBL_2_HI_OFST 52
11280 /* Combined metadata field. */
11281 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_META_OFST 56
11282 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_META_LEN 8
11283 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_META_LO_OFST 56
11284 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_META_HI_OFST 60
11285 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_META_BUFS_BASE_OFST 56
11286 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_META_BUFS_BASE_LBN 0
11287 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_META_BUFS_BASE_WIDTH 16
11288 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_META_BUFS_NPAGES_OFST 56
11289 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_META_BUFS_NPAGES_LBN 16
11290 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_META_BUFS_NPAGES_WIDTH 8
11291 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_META_QSTATE_OFST 56
11292 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_META_QSTATE_LBN 24
11293 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_META_QSTATE_WIDTH 8
11294 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_META_WAITCOUNT_OFST 56
11295 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_META_WAITCOUNT_LBN 32
11296 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_META_WAITCOUNT_WIDTH 8
11297 #define MC_CMD_DUMP_VI_STATE_OUT_VI_PADDING_OFST 56
11298 #define MC_CMD_DUMP_VI_STATE_OUT_VI_PADDING_LBN 40
11299 #define MC_CMD_DUMP_VI_STATE_OUT_VI_PADDING_WIDTH 24
11300 /* RXDPCPU raw table data for queue. */
11301 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_RAW_TBL_0_OFST 64
11302 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_RAW_TBL_0_LEN 8
11303 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_RAW_TBL_0_LO_OFST 64
11304 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_RAW_TBL_0_HI_OFST 68
11305 /* RXDPCPU raw table data for queue. */
11306 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_RAW_TBL_1_OFST 72
11307 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_RAW_TBL_1_LEN 8
11308 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_RAW_TBL_1_LO_OFST 72
11309 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_RAW_TBL_1_HI_OFST 76
11310 /* Reserved, currently 0. */
11311 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_RAW_TBL_2_OFST 80
11312 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_RAW_TBL_2_LEN 8
11313 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_RAW_TBL_2_LO_OFST 80
11314 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_RAW_TBL_2_HI_OFST 84
11315 /* Combined metadata field. */
11316 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_META_OFST 88
11317 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_META_LEN 8
11318 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_META_LO_OFST 88
11319 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_META_HI_OFST 92
11320 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_META_BUFS_BASE_OFST 88
11321 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_META_BUFS_BASE_LBN 0
11322 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_META_BUFS_BASE_WIDTH 16
11323 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_META_BUFS_NPAGES_OFST 88
11324 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_META_BUFS_NPAGES_LBN 16
11325 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_META_BUFS_NPAGES_WIDTH 8
11326 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_META_QSTATE_OFST 88
11327 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_META_QSTATE_LBN 24
11328 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_META_QSTATE_WIDTH 8
11329 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_META_WAITCOUNT_OFST 88
11330 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_META_WAITCOUNT_LBN 32
11331 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_META_WAITCOUNT_WIDTH 8
11332
11333
11334 /***********************************/
11335 /* MC_CMD_ALLOC_PIOBUF
11336  * Allocate a push I/O buffer for later use with a tx queue.
11337  */
11338 #define MC_CMD_ALLOC_PIOBUF 0x8f
11339 #undef  MC_CMD_0x8f_PRIVILEGE_CTG
11340
11341 #define MC_CMD_0x8f_PRIVILEGE_CTG SRIOV_CTG_ONLOAD
11342
11343 /* MC_CMD_ALLOC_PIOBUF_IN msgrequest */
11344 #define MC_CMD_ALLOC_PIOBUF_IN_LEN 0
11345
11346 /* MC_CMD_ALLOC_PIOBUF_OUT msgresponse */
11347 #define MC_CMD_ALLOC_PIOBUF_OUT_LEN 4
11348 /* Handle for allocated push I/O buffer. */
11349 #define MC_CMD_ALLOC_PIOBUF_OUT_PIOBUF_HANDLE_OFST 0
11350 #define MC_CMD_ALLOC_PIOBUF_OUT_PIOBUF_HANDLE_LEN 4
11351
11352
11353 /***********************************/
11354 /* MC_CMD_FREE_PIOBUF
11355  * Free a push I/O buffer.
11356  */
11357 #define MC_CMD_FREE_PIOBUF 0x90
11358 #undef  MC_CMD_0x90_PRIVILEGE_CTG
11359
11360 #define MC_CMD_0x90_PRIVILEGE_CTG SRIOV_CTG_ONLOAD
11361
11362 /* MC_CMD_FREE_PIOBUF_IN msgrequest */
11363 #define MC_CMD_FREE_PIOBUF_IN_LEN 4
11364 /* Handle for allocated push I/O buffer. */
11365 #define MC_CMD_FREE_PIOBUF_IN_PIOBUF_HANDLE_OFST 0
11366 #define MC_CMD_FREE_PIOBUF_IN_PIOBUF_HANDLE_LEN 4
11367
11368 /* MC_CMD_FREE_PIOBUF_OUT msgresponse */
11369 #define MC_CMD_FREE_PIOBUF_OUT_LEN 0
11370
11371
11372 /***********************************/
11373 /* MC_CMD_GET_VI_TLP_PROCESSING
11374  * Get TLP steering and ordering information for a VI.
11375  */
11376 #define MC_CMD_GET_VI_TLP_PROCESSING 0xb0
11377 #undef  MC_CMD_0xb0_PRIVILEGE_CTG
11378
11379 #define MC_CMD_0xb0_PRIVILEGE_CTG SRIOV_CTG_GENERAL
11380
11381 /* MC_CMD_GET_VI_TLP_PROCESSING_IN msgrequest */
11382 #define MC_CMD_GET_VI_TLP_PROCESSING_IN_LEN 4
11383 /* VI number to get information for. */
11384 #define MC_CMD_GET_VI_TLP_PROCESSING_IN_INSTANCE_OFST 0
11385 #define MC_CMD_GET_VI_TLP_PROCESSING_IN_INSTANCE_LEN 4
11386
11387 /* MC_CMD_GET_VI_TLP_PROCESSING_OUT msgresponse */
11388 #define MC_CMD_GET_VI_TLP_PROCESSING_OUT_LEN 4
11389 /* Transaction processing steering hint 1 for use with the Rx Queue. */
11390 #define MC_CMD_GET_VI_TLP_PROCESSING_OUT_TPH_TAG1_RX_OFST 0
11391 #define MC_CMD_GET_VI_TLP_PROCESSING_OUT_TPH_TAG1_RX_LEN 1
11392 /* Transaction processing steering hint 2 for use with the Ev Queue. */
11393 #define MC_CMD_GET_VI_TLP_PROCESSING_OUT_TPH_TAG2_EV_OFST 1
11394 #define MC_CMD_GET_VI_TLP_PROCESSING_OUT_TPH_TAG2_EV_LEN 1
11395 /* Use Relaxed ordering model for TLPs on this VI. */
11396 #define MC_CMD_GET_VI_TLP_PROCESSING_OUT_RELAXED_ORDERING_LBN 16
11397 #define MC_CMD_GET_VI_TLP_PROCESSING_OUT_RELAXED_ORDERING_WIDTH 1
11398 /* Use ID based ordering for TLPs on this VI. */
11399 #define MC_CMD_GET_VI_TLP_PROCESSING_OUT_ID_BASED_ORDERING_LBN 17
11400 #define MC_CMD_GET_VI_TLP_PROCESSING_OUT_ID_BASED_ORDERING_WIDTH 1
11401 /* Set no snoop bit for TLPs on this VI. */
11402 #define MC_CMD_GET_VI_TLP_PROCESSING_OUT_NO_SNOOP_LBN 18
11403 #define MC_CMD_GET_VI_TLP_PROCESSING_OUT_NO_SNOOP_WIDTH 1
11404 /* Enable TPH for TLPs on this VI. */
11405 #define MC_CMD_GET_VI_TLP_PROCESSING_OUT_TPH_ON_LBN 19
11406 #define MC_CMD_GET_VI_TLP_PROCESSING_OUT_TPH_ON_WIDTH 1
11407 #define MC_CMD_GET_VI_TLP_PROCESSING_OUT_DATA_OFST 0
11408 #define MC_CMD_GET_VI_TLP_PROCESSING_OUT_DATA_LEN 4
11409
11410
11411 /***********************************/
11412 /* MC_CMD_SET_VI_TLP_PROCESSING
11413  * Set TLP steering and ordering information for a VI.
11414  */
11415 #define MC_CMD_SET_VI_TLP_PROCESSING 0xb1
11416 #undef  MC_CMD_0xb1_PRIVILEGE_CTG
11417
11418 #define MC_CMD_0xb1_PRIVILEGE_CTG SRIOV_CTG_GENERAL
11419
11420 /* MC_CMD_SET_VI_TLP_PROCESSING_IN msgrequest */
11421 #define MC_CMD_SET_VI_TLP_PROCESSING_IN_LEN 8
11422 /* VI number to set information for. */
11423 #define MC_CMD_SET_VI_TLP_PROCESSING_IN_INSTANCE_OFST 0
11424 #define MC_CMD_SET_VI_TLP_PROCESSING_IN_INSTANCE_LEN 4
11425 /* Transaction processing steering hint 1 for use with the Rx Queue. */
11426 #define MC_CMD_SET_VI_TLP_PROCESSING_IN_TPH_TAG1_RX_OFST 4
11427 #define MC_CMD_SET_VI_TLP_PROCESSING_IN_TPH_TAG1_RX_LEN 1
11428 /* Transaction processing steering hint 2 for use with the Ev Queue. */
11429 #define MC_CMD_SET_VI_TLP_PROCESSING_IN_TPH_TAG2_EV_OFST 5
11430 #define MC_CMD_SET_VI_TLP_PROCESSING_IN_TPH_TAG2_EV_LEN 1
11431 /* Use Relaxed ordering model for TLPs on this VI. */
11432 #define MC_CMD_SET_VI_TLP_PROCESSING_IN_RELAXED_ORDERING_LBN 48
11433 #define MC_CMD_SET_VI_TLP_PROCESSING_IN_RELAXED_ORDERING_WIDTH 1
11434 /* Use ID based ordering for TLPs on this VI. */
11435 #define MC_CMD_SET_VI_TLP_PROCESSING_IN_ID_BASED_ORDERING_LBN 49
11436 #define MC_CMD_SET_VI_TLP_PROCESSING_IN_ID_BASED_ORDERING_WIDTH 1
11437 /* Set the no snoop bit for TLPs on this VI. */
11438 #define MC_CMD_SET_VI_TLP_PROCESSING_IN_NO_SNOOP_LBN 50
11439 #define MC_CMD_SET_VI_TLP_PROCESSING_IN_NO_SNOOP_WIDTH 1
11440 /* Enable TPH for TLPs on this VI. */
11441 #define MC_CMD_SET_VI_TLP_PROCESSING_IN_TPH_ON_LBN 51
11442 #define MC_CMD_SET_VI_TLP_PROCESSING_IN_TPH_ON_WIDTH 1
11443 #define MC_CMD_SET_VI_TLP_PROCESSING_IN_DATA_OFST 4
11444 #define MC_CMD_SET_VI_TLP_PROCESSING_IN_DATA_LEN 4
11445
11446 /* MC_CMD_SET_VI_TLP_PROCESSING_OUT msgresponse */
11447 #define MC_CMD_SET_VI_TLP_PROCESSING_OUT_LEN 0
11448
11449
11450 /***********************************/
11451 /* MC_CMD_GET_TLP_PROCESSING_GLOBALS
11452  * Get global PCIe steering and transaction processing configuration.
11453  */
11454 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS 0xbc
11455 #undef  MC_CMD_0xbc_PRIVILEGE_CTG
11456
11457 #define MC_CMD_0xbc_PRIVILEGE_CTG SRIOV_CTG_ADMIN
11458
11459 /* MC_CMD_GET_TLP_PROCESSING_GLOBALS_IN msgrequest */
11460 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_IN_LEN 4
11461 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_IN_TLP_GLOBAL_CATEGORY_OFST 0
11462 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_IN_TLP_GLOBAL_CATEGORY_LEN 4
11463 /* enum: MISC. */
11464 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_IN_TLP_GLOBAL_CATEGORY_MISC 0x0
11465 /* enum: IDO. */
11466 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_IN_TLP_GLOBAL_CATEGORY_IDO 0x1
11467 /* enum: RO. */
11468 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_IN_TLP_GLOBAL_CATEGORY_RO 0x2
11469 /* enum: TPH Type. */
11470 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_IN_TLP_GLOBAL_CATEGORY_TPH_TYPE 0x3
11471
11472 /* MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT msgresponse */
11473 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_LEN 8
11474 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_GLOBAL_CATEGORY_OFST 0
11475 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_GLOBAL_CATEGORY_LEN 4
11476 /*            Enum values, see field(s): */
11477 /*               MC_CMD_GET_TLP_PROCESSING_GLOBALS_IN/TLP_GLOBAL_CATEGORY */
11478 /* Amalgamated TLP info word. */
11479 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_WORD_OFST 4
11480 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_WORD_LEN 4
11481 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_MISC_WTAG_EN_OFST 4
11482 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_MISC_WTAG_EN_LBN 0
11483 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_MISC_WTAG_EN_WIDTH 1
11484 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_MISC_SPARE_OFST 4
11485 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_MISC_SPARE_LBN 1
11486 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_MISC_SPARE_WIDTH 31
11487 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_IDO_DL_EN_OFST 4
11488 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_IDO_DL_EN_LBN 0
11489 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_IDO_DL_EN_WIDTH 1
11490 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_IDO_TX_EN_OFST 4
11491 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_IDO_TX_EN_LBN 1
11492 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_IDO_TX_EN_WIDTH 1
11493 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_IDO_EV_EN_OFST 4
11494 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_IDO_EV_EN_LBN 2
11495 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_IDO_EV_EN_WIDTH 1
11496 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_IDO_RX_EN_OFST 4
11497 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_IDO_RX_EN_LBN 3
11498 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_IDO_RX_EN_WIDTH 1
11499 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_IDO_SPARE_OFST 4
11500 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_IDO_SPARE_LBN 4
11501 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_IDO_SPARE_WIDTH 28
11502 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_RO_RXDMA_EN_OFST 4
11503 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_RO_RXDMA_EN_LBN 0
11504 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_RO_RXDMA_EN_WIDTH 1
11505 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_RO_TXDMA_EN_OFST 4
11506 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_RO_TXDMA_EN_LBN 1
11507 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_RO_TXDMA_EN_WIDTH 1
11508 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_RO_DL_EN_OFST 4
11509 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_RO_DL_EN_LBN 2
11510 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_RO_DL_EN_WIDTH 1
11511 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_RO_SPARE_OFST 4
11512 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_RO_SPARE_LBN 3
11513 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_RO_SPARE_WIDTH 29
11514 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_TPH_TYPE_MSIX_OFST 4
11515 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_TPH_TYPE_MSIX_LBN 0
11516 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_TPH_TYPE_MSIX_WIDTH 2
11517 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_TPH_TYPE_DL_OFST 4
11518 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_TPH_TYPE_DL_LBN 2
11519 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_TPH_TYPE_DL_WIDTH 2
11520 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_TPH_TYPE_TX_OFST 4
11521 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_TPH_TYPE_TX_LBN 4
11522 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_TPH_TYPE_TX_WIDTH 2
11523 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_TPH_TYPE_EV_OFST 4
11524 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_TPH_TYPE_EV_LBN 6
11525 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_TPH_TYPE_EV_WIDTH 2
11526 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_TPH_TYPE_RX_OFST 4
11527 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_TPH_TYPE_RX_LBN 8
11528 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_TPH_TYPE_RX_WIDTH 2
11529 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_TLP_TYPE_SPARE_OFST 4
11530 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_TLP_TYPE_SPARE_LBN 9
11531 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_TLP_TYPE_SPARE_WIDTH 23
11532
11533
11534 /***********************************/
11535 /* MC_CMD_SET_TLP_PROCESSING_GLOBALS
11536  * Set global PCIe steering and transaction processing configuration.
11537  */
11538 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS 0xbd
11539 #undef  MC_CMD_0xbd_PRIVILEGE_CTG
11540
11541 #define MC_CMD_0xbd_PRIVILEGE_CTG SRIOV_CTG_ADMIN
11542
11543 /* MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN msgrequest */
11544 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_LEN 8
11545 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_GLOBAL_CATEGORY_OFST 0
11546 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_GLOBAL_CATEGORY_LEN 4
11547 /*            Enum values, see field(s): */
11548 /*               MC_CMD_GET_TLP_PROCESSING_GLOBALS/MC_CMD_GET_TLP_PROCESSING_GLOBALS_IN/TLP_GLOBAL_CATEGORY */
11549 /* Amalgamated TLP info word. */
11550 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_WORD_OFST 4
11551 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_WORD_LEN 4
11552 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_MISC_WTAG_EN_OFST 4
11553 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_MISC_WTAG_EN_LBN 0
11554 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_MISC_WTAG_EN_WIDTH 1
11555 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_IDO_DL_EN_OFST 4
11556 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_IDO_DL_EN_LBN 0
11557 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_IDO_DL_EN_WIDTH 1
11558 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_IDO_TX_EN_OFST 4
11559 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_IDO_TX_EN_LBN 1
11560 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_IDO_TX_EN_WIDTH 1
11561 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_IDO_EV_EN_OFST 4
11562 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_IDO_EV_EN_LBN 2
11563 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_IDO_EV_EN_WIDTH 1
11564 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_IDO_RX_EN_OFST 4
11565 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_IDO_RX_EN_LBN 3
11566 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_IDO_RX_EN_WIDTH 1
11567 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_RO_RXDMA_EN_OFST 4
11568 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_RO_RXDMA_EN_LBN 0
11569 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_RO_RXDMA_EN_WIDTH 1
11570 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_RO_TXDMA_EN_OFST 4
11571 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_RO_TXDMA_EN_LBN 1
11572 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_RO_TXDMA_EN_WIDTH 1
11573 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_RO_DL_EN_OFST 4
11574 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_RO_DL_EN_LBN 2
11575 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_RO_DL_EN_WIDTH 1
11576 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_TPH_TYPE_MSIX_OFST 4
11577 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_TPH_TYPE_MSIX_LBN 0
11578 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_TPH_TYPE_MSIX_WIDTH 2
11579 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_TPH_TYPE_DL_OFST 4
11580 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_TPH_TYPE_DL_LBN 2
11581 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_TPH_TYPE_DL_WIDTH 2
11582 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_TPH_TYPE_TX_OFST 4
11583 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_TPH_TYPE_TX_LBN 4
11584 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_TPH_TYPE_TX_WIDTH 2
11585 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_TPH_TYPE_EV_OFST 4
11586 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_TPH_TYPE_EV_LBN 6
11587 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_TPH_TYPE_EV_WIDTH 2
11588 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_TPH_TYPE_RX_OFST 4
11589 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_TPH_TYPE_RX_LBN 8
11590 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_TPH_TYPE_RX_WIDTH 2
11591 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_SPARE_OFST 4
11592 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_SPARE_LBN 10
11593 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_SPARE_WIDTH 22
11594
11595 /* MC_CMD_SET_TLP_PROCESSING_GLOBALS_OUT msgresponse */
11596 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_OUT_LEN 0
11597
11598
11599 /***********************************/
11600 /* MC_CMD_SATELLITE_DOWNLOAD
11601  * Download a new set of images to the satellite CPUs from the host.
11602  */
11603 #define MC_CMD_SATELLITE_DOWNLOAD 0x91
11604 #undef  MC_CMD_0x91_PRIVILEGE_CTG
11605
11606 #define MC_CMD_0x91_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
11607
11608 /* MC_CMD_SATELLITE_DOWNLOAD_IN msgrequest: The reset requirements for the CPUs
11609  * are subtle, and so downloads must proceed in a number of phases.
11610  *
11611  * 1) PHASE_RESET with a target of TARGET_ALL and chunk ID/length of 0.
11612  *
11613  * 2) PHASE_IMEMS for each of the IMEM targets (target IDs 0-11). Each download
11614  * may consist of multiple chunks. The final chunk (with CHUNK_ID_LAST) should
11615  * be a checksum (a simple 32-bit sum) of the transferred data. An individual
11616  * download may be aborted using CHUNK_ID_ABORT.
11617  *
11618  * 3) PHASE_VECTORS for each of the vector table targets (target IDs 12-15),
11619  * similar to PHASE_IMEMS.
11620  *
11621  * 4) PHASE_READY with a target of TARGET_ALL and chunk ID/length of 0.
11622  *
11623  * After any error (a requested abort is not considered to be an error) the
11624  * sequence must be restarted from PHASE_RESET.
11625  */
11626 #define MC_CMD_SATELLITE_DOWNLOAD_IN_LENMIN 20
11627 #define MC_CMD_SATELLITE_DOWNLOAD_IN_LENMAX 252
11628 #define MC_CMD_SATELLITE_DOWNLOAD_IN_LENMAX_MCDI2 1020
11629 #define MC_CMD_SATELLITE_DOWNLOAD_IN_LEN(num) (16+4*(num))
11630 #define MC_CMD_SATELLITE_DOWNLOAD_IN_CHUNK_DATA_NUM(len) (((len)-16)/4)
11631 /* Download phase. (Note: the IDLE phase is used internally and is never valid
11632  * in a command from the host.)
11633  */
11634 #define MC_CMD_SATELLITE_DOWNLOAD_IN_PHASE_OFST 0
11635 #define MC_CMD_SATELLITE_DOWNLOAD_IN_PHASE_LEN 4
11636 #define MC_CMD_SATELLITE_DOWNLOAD_IN_PHASE_IDLE 0x0 /* enum */
11637 #define MC_CMD_SATELLITE_DOWNLOAD_IN_PHASE_RESET 0x1 /* enum */
11638 #define MC_CMD_SATELLITE_DOWNLOAD_IN_PHASE_IMEMS 0x2 /* enum */
11639 #define MC_CMD_SATELLITE_DOWNLOAD_IN_PHASE_VECTORS 0x3 /* enum */
11640 #define MC_CMD_SATELLITE_DOWNLOAD_IN_PHASE_READY 0x4 /* enum */
11641 /* Target for download. (These match the blob numbers defined in
11642  * mc_flash_layout.h.)
11643  */
11644 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_OFST 4
11645 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_LEN 4
11646 /* enum: Valid in phase 2 (PHASE_IMEMS) only */
11647 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_TXDI_TEXT 0x0
11648 /* enum: Valid in phase 2 (PHASE_IMEMS) only */
11649 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_RXDI_TEXT 0x1
11650 /* enum: Valid in phase 2 (PHASE_IMEMS) only */
11651 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_TXDP_TEXT 0x2
11652 /* enum: Valid in phase 2 (PHASE_IMEMS) only */
11653 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_RXDP_TEXT 0x3
11654 /* enum: Valid in phase 2 (PHASE_IMEMS) only */
11655 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_RXHRSL_HR_LUT 0x4
11656 /* enum: Valid in phase 2 (PHASE_IMEMS) only */
11657 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_RXHRSL_HR_LUT_CFG 0x5
11658 /* enum: Valid in phase 2 (PHASE_IMEMS) only */
11659 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_TXHRSL_HR_LUT 0x6
11660 /* enum: Valid in phase 2 (PHASE_IMEMS) only */
11661 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_TXHRSL_HR_LUT_CFG 0x7
11662 /* enum: Valid in phase 2 (PHASE_IMEMS) only */
11663 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_RXHRSL_HR_PGM 0x8
11664 /* enum: Valid in phase 2 (PHASE_IMEMS) only */
11665 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_RXHRSL_SL_PGM 0x9
11666 /* enum: Valid in phase 2 (PHASE_IMEMS) only */
11667 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_TXHRSL_HR_PGM 0xa
11668 /* enum: Valid in phase 2 (PHASE_IMEMS) only */
11669 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_TXHRSL_SL_PGM 0xb
11670 /* enum: Valid in phase 3 (PHASE_VECTORS) only */
11671 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_RXDI_VTBL0 0xc
11672 /* enum: Valid in phase 3 (PHASE_VECTORS) only */
11673 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_TXDI_VTBL0 0xd
11674 /* enum: Valid in phase 3 (PHASE_VECTORS) only */
11675 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_RXDI_VTBL1 0xe
11676 /* enum: Valid in phase 3 (PHASE_VECTORS) only */
11677 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_TXDI_VTBL1 0xf
11678 /* enum: Valid in phases 1 (PHASE_RESET) and 4 (PHASE_READY) only */
11679 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_ALL 0xffffffff
11680 /* Chunk ID, or CHUNK_ID_LAST or CHUNK_ID_ABORT */
11681 #define MC_CMD_SATELLITE_DOWNLOAD_IN_CHUNK_ID_OFST 8
11682 #define MC_CMD_SATELLITE_DOWNLOAD_IN_CHUNK_ID_LEN 4
11683 /* enum: Last chunk, containing checksum rather than data */
11684 #define MC_CMD_SATELLITE_DOWNLOAD_IN_CHUNK_ID_LAST 0xffffffff
11685 /* enum: Abort download of this item */
11686 #define MC_CMD_SATELLITE_DOWNLOAD_IN_CHUNK_ID_ABORT 0xfffffffe
11687 /* Length of this chunk in bytes */
11688 #define MC_CMD_SATELLITE_DOWNLOAD_IN_CHUNK_LEN_OFST 12
11689 #define MC_CMD_SATELLITE_DOWNLOAD_IN_CHUNK_LEN_LEN 4
11690 /* Data for this chunk */
11691 #define MC_CMD_SATELLITE_DOWNLOAD_IN_CHUNK_DATA_OFST 16
11692 #define MC_CMD_SATELLITE_DOWNLOAD_IN_CHUNK_DATA_LEN 4
11693 #define MC_CMD_SATELLITE_DOWNLOAD_IN_CHUNK_DATA_MINNUM 1
11694 #define MC_CMD_SATELLITE_DOWNLOAD_IN_CHUNK_DATA_MAXNUM 59
11695 #define MC_CMD_SATELLITE_DOWNLOAD_IN_CHUNK_DATA_MAXNUM_MCDI2 251
11696
11697 /* MC_CMD_SATELLITE_DOWNLOAD_OUT msgresponse */
11698 #define MC_CMD_SATELLITE_DOWNLOAD_OUT_LEN 8
11699 /* Same as MC_CMD_ERR field, but included as 0 in success cases */
11700 #define MC_CMD_SATELLITE_DOWNLOAD_OUT_RESULT_OFST 0
11701 #define MC_CMD_SATELLITE_DOWNLOAD_OUT_RESULT_LEN 4
11702 /* Extra status information */
11703 #define MC_CMD_SATELLITE_DOWNLOAD_OUT_INFO_OFST 4
11704 #define MC_CMD_SATELLITE_DOWNLOAD_OUT_INFO_LEN 4
11705 /* enum: Code download OK, completed. */
11706 #define MC_CMD_SATELLITE_DOWNLOAD_OUT_OK_COMPLETE 0x0
11707 /* enum: Code download aborted as requested. */
11708 #define MC_CMD_SATELLITE_DOWNLOAD_OUT_OK_ABORTED 0x1
11709 /* enum: Code download OK so far, send next chunk. */
11710 #define MC_CMD_SATELLITE_DOWNLOAD_OUT_OK_NEXT_CHUNK 0x2
11711 /* enum: Download phases out of sequence */
11712 #define MC_CMD_SATELLITE_DOWNLOAD_OUT_ERR_BAD_PHASE 0x100
11713 /* enum: Bad target for this phase */
11714 #define MC_CMD_SATELLITE_DOWNLOAD_OUT_ERR_BAD_TARGET 0x101
11715 /* enum: Chunk ID out of sequence */
11716 #define MC_CMD_SATELLITE_DOWNLOAD_OUT_ERR_BAD_CHUNK_ID 0x200
11717 /* enum: Chunk length zero or too large */
11718 #define MC_CMD_SATELLITE_DOWNLOAD_OUT_ERR_BAD_CHUNK_LEN 0x201
11719 /* enum: Checksum was incorrect */
11720 #define MC_CMD_SATELLITE_DOWNLOAD_OUT_ERR_BAD_CHECKSUM 0x300
11721
11722
11723 /***********************************/
11724 /* MC_CMD_GET_CAPABILITIES
11725  * Get device capabilities.
11726  *
11727  * This is supplementary to the MC_CMD_GET_BOARD_CFG command, and intended to
11728  * reference inherent device capabilities as opposed to current NVRAM config.
11729  */
11730 #define MC_CMD_GET_CAPABILITIES 0xbe
11731 #undef  MC_CMD_0xbe_PRIVILEGE_CTG
11732
11733 #define MC_CMD_0xbe_PRIVILEGE_CTG SRIOV_CTG_GENERAL
11734
11735 /* MC_CMD_GET_CAPABILITIES_IN msgrequest */
11736 #define MC_CMD_GET_CAPABILITIES_IN_LEN 0
11737
11738 /* MC_CMD_GET_CAPABILITIES_OUT msgresponse */
11739 #define MC_CMD_GET_CAPABILITIES_OUT_LEN 20
11740 /* First word of flags. */
11741 #define MC_CMD_GET_CAPABILITIES_OUT_FLAGS1_OFST 0
11742 #define MC_CMD_GET_CAPABILITIES_OUT_FLAGS1_LEN 4
11743 #define MC_CMD_GET_CAPABILITIES_OUT_VPORT_RECONFIGURE_OFST 0
11744 #define MC_CMD_GET_CAPABILITIES_OUT_VPORT_RECONFIGURE_LBN 3
11745 #define MC_CMD_GET_CAPABILITIES_OUT_VPORT_RECONFIGURE_WIDTH 1
11746 #define MC_CMD_GET_CAPABILITIES_OUT_TX_STRIPING_OFST 0
11747 #define MC_CMD_GET_CAPABILITIES_OUT_TX_STRIPING_LBN 4
11748 #define MC_CMD_GET_CAPABILITIES_OUT_TX_STRIPING_WIDTH 1
11749 #define MC_CMD_GET_CAPABILITIES_OUT_VADAPTOR_QUERY_OFST 0
11750 #define MC_CMD_GET_CAPABILITIES_OUT_VADAPTOR_QUERY_LBN 5
11751 #define MC_CMD_GET_CAPABILITIES_OUT_VADAPTOR_QUERY_WIDTH 1
11752 #define MC_CMD_GET_CAPABILITIES_OUT_EVB_PORT_VLAN_RESTRICT_OFST 0
11753 #define MC_CMD_GET_CAPABILITIES_OUT_EVB_PORT_VLAN_RESTRICT_LBN 6
11754 #define MC_CMD_GET_CAPABILITIES_OUT_EVB_PORT_VLAN_RESTRICT_WIDTH 1
11755 #define MC_CMD_GET_CAPABILITIES_OUT_DRV_ATTACH_PREBOOT_OFST 0
11756 #define MC_CMD_GET_CAPABILITIES_OUT_DRV_ATTACH_PREBOOT_LBN 7
11757 #define MC_CMD_GET_CAPABILITIES_OUT_DRV_ATTACH_PREBOOT_WIDTH 1
11758 #define MC_CMD_GET_CAPABILITIES_OUT_RX_FORCE_EVENT_MERGING_OFST 0
11759 #define MC_CMD_GET_CAPABILITIES_OUT_RX_FORCE_EVENT_MERGING_LBN 8
11760 #define MC_CMD_GET_CAPABILITIES_OUT_RX_FORCE_EVENT_MERGING_WIDTH 1
11761 #define MC_CMD_GET_CAPABILITIES_OUT_SET_MAC_ENHANCED_OFST 0
11762 #define MC_CMD_GET_CAPABILITIES_OUT_SET_MAC_ENHANCED_LBN 9
11763 #define MC_CMD_GET_CAPABILITIES_OUT_SET_MAC_ENHANCED_WIDTH 1
11764 #define MC_CMD_GET_CAPABILITIES_OUT_UNKNOWN_UCAST_DST_FILTER_ALWAYS_MULTI_RECIPIENT_OFST 0
11765 #define MC_CMD_GET_CAPABILITIES_OUT_UNKNOWN_UCAST_DST_FILTER_ALWAYS_MULTI_RECIPIENT_LBN 10
11766 #define MC_CMD_GET_CAPABILITIES_OUT_UNKNOWN_UCAST_DST_FILTER_ALWAYS_MULTI_RECIPIENT_WIDTH 1
11767 #define MC_CMD_GET_CAPABILITIES_OUT_VADAPTOR_PERMIT_SET_MAC_WHEN_FILTERS_INSTALLED_OFST 0
11768 #define MC_CMD_GET_CAPABILITIES_OUT_VADAPTOR_PERMIT_SET_MAC_WHEN_FILTERS_INSTALLED_LBN 11
11769 #define MC_CMD_GET_CAPABILITIES_OUT_VADAPTOR_PERMIT_SET_MAC_WHEN_FILTERS_INSTALLED_WIDTH 1
11770 #define MC_CMD_GET_CAPABILITIES_OUT_TX_MAC_SECURITY_FILTERING_OFST 0
11771 #define MC_CMD_GET_CAPABILITIES_OUT_TX_MAC_SECURITY_FILTERING_LBN 12
11772 #define MC_CMD_GET_CAPABILITIES_OUT_TX_MAC_SECURITY_FILTERING_WIDTH 1
11773 #define MC_CMD_GET_CAPABILITIES_OUT_ADDITIONAL_RSS_MODES_OFST 0
11774 #define MC_CMD_GET_CAPABILITIES_OUT_ADDITIONAL_RSS_MODES_LBN 13
11775 #define MC_CMD_GET_CAPABILITIES_OUT_ADDITIONAL_RSS_MODES_WIDTH 1
11776 #define MC_CMD_GET_CAPABILITIES_OUT_QBB_OFST 0
11777 #define MC_CMD_GET_CAPABILITIES_OUT_QBB_LBN 14
11778 #define MC_CMD_GET_CAPABILITIES_OUT_QBB_WIDTH 1
11779 #define MC_CMD_GET_CAPABILITIES_OUT_RX_PACKED_STREAM_VAR_BUFFERS_OFST 0
11780 #define MC_CMD_GET_CAPABILITIES_OUT_RX_PACKED_STREAM_VAR_BUFFERS_LBN 15
11781 #define MC_CMD_GET_CAPABILITIES_OUT_RX_PACKED_STREAM_VAR_BUFFERS_WIDTH 1
11782 #define MC_CMD_GET_CAPABILITIES_OUT_RX_RSS_LIMITED_OFST 0
11783 #define MC_CMD_GET_CAPABILITIES_OUT_RX_RSS_LIMITED_LBN 16
11784 #define MC_CMD_GET_CAPABILITIES_OUT_RX_RSS_LIMITED_WIDTH 1
11785 #define MC_CMD_GET_CAPABILITIES_OUT_RX_PACKED_STREAM_OFST 0
11786 #define MC_CMD_GET_CAPABILITIES_OUT_RX_PACKED_STREAM_LBN 17
11787 #define MC_CMD_GET_CAPABILITIES_OUT_RX_PACKED_STREAM_WIDTH 1
11788 #define MC_CMD_GET_CAPABILITIES_OUT_RX_INCLUDE_FCS_OFST 0
11789 #define MC_CMD_GET_CAPABILITIES_OUT_RX_INCLUDE_FCS_LBN 18
11790 #define MC_CMD_GET_CAPABILITIES_OUT_RX_INCLUDE_FCS_WIDTH 1
11791 #define MC_CMD_GET_CAPABILITIES_OUT_TX_VLAN_INSERTION_OFST 0
11792 #define MC_CMD_GET_CAPABILITIES_OUT_TX_VLAN_INSERTION_LBN 19
11793 #define MC_CMD_GET_CAPABILITIES_OUT_TX_VLAN_INSERTION_WIDTH 1
11794 #define MC_CMD_GET_CAPABILITIES_OUT_RX_VLAN_STRIPPING_OFST 0
11795 #define MC_CMD_GET_CAPABILITIES_OUT_RX_VLAN_STRIPPING_LBN 20
11796 #define MC_CMD_GET_CAPABILITIES_OUT_RX_VLAN_STRIPPING_WIDTH 1
11797 #define MC_CMD_GET_CAPABILITIES_OUT_TX_TSO_OFST 0
11798 #define MC_CMD_GET_CAPABILITIES_OUT_TX_TSO_LBN 21
11799 #define MC_CMD_GET_CAPABILITIES_OUT_TX_TSO_WIDTH 1
11800 #define MC_CMD_GET_CAPABILITIES_OUT_RX_PREFIX_LEN_0_OFST 0
11801 #define MC_CMD_GET_CAPABILITIES_OUT_RX_PREFIX_LEN_0_LBN 22
11802 #define MC_CMD_GET_CAPABILITIES_OUT_RX_PREFIX_LEN_0_WIDTH 1
11803 #define MC_CMD_GET_CAPABILITIES_OUT_RX_PREFIX_LEN_14_OFST 0
11804 #define MC_CMD_GET_CAPABILITIES_OUT_RX_PREFIX_LEN_14_LBN 23
11805 #define MC_CMD_GET_CAPABILITIES_OUT_RX_PREFIX_LEN_14_WIDTH 1
11806 #define MC_CMD_GET_CAPABILITIES_OUT_RX_TIMESTAMP_OFST 0
11807 #define MC_CMD_GET_CAPABILITIES_OUT_RX_TIMESTAMP_LBN 24
11808 #define MC_CMD_GET_CAPABILITIES_OUT_RX_TIMESTAMP_WIDTH 1
11809 #define MC_CMD_GET_CAPABILITIES_OUT_RX_BATCHING_OFST 0
11810 #define MC_CMD_GET_CAPABILITIES_OUT_RX_BATCHING_LBN 25
11811 #define MC_CMD_GET_CAPABILITIES_OUT_RX_BATCHING_WIDTH 1
11812 #define MC_CMD_GET_CAPABILITIES_OUT_MCAST_FILTER_CHAINING_OFST 0
11813 #define MC_CMD_GET_CAPABILITIES_OUT_MCAST_FILTER_CHAINING_LBN 26
11814 #define MC_CMD_GET_CAPABILITIES_OUT_MCAST_FILTER_CHAINING_WIDTH 1
11815 #define MC_CMD_GET_CAPABILITIES_OUT_PM_AND_RXDP_COUNTERS_OFST 0
11816 #define MC_CMD_GET_CAPABILITIES_OUT_PM_AND_RXDP_COUNTERS_LBN 27
11817 #define MC_CMD_GET_CAPABILITIES_OUT_PM_AND_RXDP_COUNTERS_WIDTH 1
11818 #define MC_CMD_GET_CAPABILITIES_OUT_RX_DISABLE_SCATTER_OFST 0
11819 #define MC_CMD_GET_CAPABILITIES_OUT_RX_DISABLE_SCATTER_LBN 28
11820 #define MC_CMD_GET_CAPABILITIES_OUT_RX_DISABLE_SCATTER_WIDTH 1
11821 #define MC_CMD_GET_CAPABILITIES_OUT_TX_MCAST_UDP_LOOPBACK_OFST 0
11822 #define MC_CMD_GET_CAPABILITIES_OUT_TX_MCAST_UDP_LOOPBACK_LBN 29
11823 #define MC_CMD_GET_CAPABILITIES_OUT_TX_MCAST_UDP_LOOPBACK_WIDTH 1
11824 #define MC_CMD_GET_CAPABILITIES_OUT_EVB_OFST 0
11825 #define MC_CMD_GET_CAPABILITIES_OUT_EVB_LBN 30
11826 #define MC_CMD_GET_CAPABILITIES_OUT_EVB_WIDTH 1
11827 #define MC_CMD_GET_CAPABILITIES_OUT_VXLAN_NVGRE_OFST 0
11828 #define MC_CMD_GET_CAPABILITIES_OUT_VXLAN_NVGRE_LBN 31
11829 #define MC_CMD_GET_CAPABILITIES_OUT_VXLAN_NVGRE_WIDTH 1
11830 /* RxDPCPU firmware id. */
11831 #define MC_CMD_GET_CAPABILITIES_OUT_RX_DPCPU_FW_ID_OFST 4
11832 #define MC_CMD_GET_CAPABILITIES_OUT_RX_DPCPU_FW_ID_LEN 2
11833 /* enum: Standard RXDP firmware */
11834 #define MC_CMD_GET_CAPABILITIES_OUT_RXDP 0x0
11835 /* enum: Low latency RXDP firmware */
11836 #define MC_CMD_GET_CAPABILITIES_OUT_RXDP_LOW_LATENCY 0x1
11837 /* enum: Packed stream RXDP firmware */
11838 #define MC_CMD_GET_CAPABILITIES_OUT_RXDP_PACKED_STREAM 0x2
11839 /* enum: Rules engine RXDP firmware */
11840 #define MC_CMD_GET_CAPABILITIES_OUT_RXDP_RULES_ENGINE 0x5
11841 /* enum: DPDK RXDP firmware */
11842 #define MC_CMD_GET_CAPABILITIES_OUT_RXDP_DPDK 0x6
11843 /* enum: BIST RXDP firmware */
11844 #define MC_CMD_GET_CAPABILITIES_OUT_RXDP_BIST 0x10a
11845 /* enum: RXDP Test firmware image 1 */
11846 #define MC_CMD_GET_CAPABILITIES_OUT_RXDP_TEST_FW_TO_MC_CUT_THROUGH 0x101
11847 /* enum: RXDP Test firmware image 2 */
11848 #define MC_CMD_GET_CAPABILITIES_OUT_RXDP_TEST_FW_TO_MC_STORE_FORWARD 0x102
11849 /* enum: RXDP Test firmware image 3 */
11850 #define MC_CMD_GET_CAPABILITIES_OUT_RXDP_TEST_FW_TO_MC_STORE_FORWARD_FIRST 0x103
11851 /* enum: RXDP Test firmware image 4 */
11852 #define MC_CMD_GET_CAPABILITIES_OUT_RXDP_TEST_EVERY_EVENT_BATCHABLE 0x104
11853 /* enum: RXDP Test firmware image 5 */
11854 #define MC_CMD_GET_CAPABILITIES_OUT_RXDP_TEST_BACKPRESSURE 0x105
11855 /* enum: RXDP Test firmware image 6 */
11856 #define MC_CMD_GET_CAPABILITIES_OUT_RXDP_TEST_FW_PACKET_EDITS 0x106
11857 /* enum: RXDP Test firmware image 7 */
11858 #define MC_CMD_GET_CAPABILITIES_OUT_RXDP_TEST_FW_RX_HDR_SPLIT 0x107
11859 /* enum: RXDP Test firmware image 8 */
11860 #define MC_CMD_GET_CAPABILITIES_OUT_RXDP_TEST_FW_DISABLE_DL 0x108
11861 /* enum: RXDP Test firmware image 9 */
11862 #define MC_CMD_GET_CAPABILITIES_OUT_RXDP_TEST_FW_DOORBELL_DELAY 0x10b
11863 /* enum: RXDP Test firmware image 10 */
11864 #define MC_CMD_GET_CAPABILITIES_OUT_RXDP_TEST_FW_SLOW 0x10c
11865 /* TxDPCPU firmware id. */
11866 #define MC_CMD_GET_CAPABILITIES_OUT_TX_DPCPU_FW_ID_OFST 6
11867 #define MC_CMD_GET_CAPABILITIES_OUT_TX_DPCPU_FW_ID_LEN 2
11868 /* enum: Standard TXDP firmware */
11869 #define MC_CMD_GET_CAPABILITIES_OUT_TXDP 0x0
11870 /* enum: Low latency TXDP firmware */
11871 #define MC_CMD_GET_CAPABILITIES_OUT_TXDP_LOW_LATENCY 0x1
11872 /* enum: High packet rate TXDP firmware */
11873 #define MC_CMD_GET_CAPABILITIES_OUT_TXDP_HIGH_PACKET_RATE 0x3
11874 /* enum: Rules engine TXDP firmware */
11875 #define MC_CMD_GET_CAPABILITIES_OUT_TXDP_RULES_ENGINE 0x5
11876 /* enum: DPDK TXDP firmware */
11877 #define MC_CMD_GET_CAPABILITIES_OUT_TXDP_DPDK 0x6
11878 /* enum: BIST TXDP firmware */
11879 #define MC_CMD_GET_CAPABILITIES_OUT_TXDP_BIST 0x12d
11880 /* enum: TXDP Test firmware image 1 */
11881 #define MC_CMD_GET_CAPABILITIES_OUT_TXDP_TEST_FW_TSO_EDIT 0x101
11882 /* enum: TXDP Test firmware image 2 */
11883 #define MC_CMD_GET_CAPABILITIES_OUT_TXDP_TEST_FW_PACKET_EDITS 0x102
11884 /* enum: TXDP CSR bus test firmware */
11885 #define MC_CMD_GET_CAPABILITIES_OUT_TXDP_TEST_FW_CSR 0x103
11886 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_VERSION_OFST 8
11887 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_VERSION_LEN 2
11888 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_VERSION_REV_OFST 8
11889 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_VERSION_REV_LBN 0
11890 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_VERSION_REV_WIDTH 12
11891 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_VERSION_TYPE_OFST 8
11892 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_VERSION_TYPE_LBN 12
11893 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_VERSION_TYPE_WIDTH 4
11894 /* enum: reserved value - do not use (may indicate alternative interpretation
11895  * of REV field in future)
11896  */
11897 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_TYPE_RESERVED 0x0
11898 /* enum: Trivial RX PD firmware for early Huntington development (Huntington
11899  * development only)
11900  */
11901 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_TYPE_FIRST_PKT 0x1
11902 /* enum: RX PD firmware for telemetry prototyping (Medford2 development only)
11903  */
11904 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_TYPE_TESTFW_TELEMETRY 0x1
11905 /* enum: RX PD firmware with approximately Siena-compatible behaviour
11906  * (Huntington development only)
11907  */
11908 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_TYPE_SIENA_COMPAT 0x2
11909 /* enum: Full featured RX PD production firmware */
11910 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_TYPE_FULL_FEATURED 0x3
11911 /* enum: (deprecated original name for the FULL_FEATURED variant) */
11912 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_TYPE_VSWITCH 0x3
11913 /* enum: siena_compat variant RX PD firmware using PM rather than MAC
11914  * (Huntington development only)
11915  */
11916 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_TYPE_SIENA_COMPAT_PM 0x4
11917 /* enum: Low latency RX PD production firmware */
11918 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_TYPE_LOW_LATENCY 0x5
11919 /* enum: Packed stream RX PD production firmware */
11920 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_TYPE_PACKED_STREAM 0x6
11921 /* enum: RX PD firmware handling layer 2 only for high packet rate performance
11922  * tests (Medford development only)
11923  */
11924 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_TYPE_LAYER2_PERF 0x7
11925 /* enum: Rules engine RX PD production firmware */
11926 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_TYPE_RULES_ENGINE 0x8
11927 /* enum: Custom firmware variant (see SF-119495-PD and bug69716) */
11928 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_TYPE_L3XUDP 0x9
11929 /* enum: DPDK RX PD production firmware */
11930 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_TYPE_DPDK 0xa
11931 /* enum: RX PD firmware for GUE parsing prototype (Medford development only) */
11932 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_TYPE_TESTFW_GUE_PROTOTYPE 0xe
11933 /* enum: RX PD firmware parsing but not filtering network overlay tunnel
11934  * encapsulations (Medford development only)
11935  */
11936 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_TYPE_TESTFW_ENCAP_PARSING_ONLY 0xf
11937 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_VERSION_OFST 10
11938 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_VERSION_LEN 2
11939 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_VERSION_REV_OFST 10
11940 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_VERSION_REV_LBN 0
11941 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_VERSION_REV_WIDTH 12
11942 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_VERSION_TYPE_OFST 10
11943 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_VERSION_TYPE_LBN 12
11944 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_VERSION_TYPE_WIDTH 4
11945 /* enum: reserved value - do not use (may indicate alternative interpretation
11946  * of REV field in future)
11947  */
11948 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_TYPE_RESERVED 0x0
11949 /* enum: Trivial TX PD firmware for early Huntington development (Huntington
11950  * development only)
11951  */
11952 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_TYPE_FIRST_PKT 0x1
11953 /* enum: TX PD firmware for telemetry prototyping (Medford2 development only)
11954  */
11955 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_TYPE_TESTFW_TELEMETRY 0x1
11956 /* enum: TX PD firmware with approximately Siena-compatible behaviour
11957  * (Huntington development only)
11958  */
11959 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_TYPE_SIENA_COMPAT 0x2
11960 /* enum: Full featured TX PD production firmware */
11961 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_TYPE_FULL_FEATURED 0x3
11962 /* enum: (deprecated original name for the FULL_FEATURED variant) */
11963 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_TYPE_VSWITCH 0x3
11964 /* enum: siena_compat variant TX PD firmware using PM rather than MAC
11965  * (Huntington development only)
11966  */
11967 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_TYPE_SIENA_COMPAT_PM 0x4
11968 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_TYPE_LOW_LATENCY 0x5 /* enum */
11969 /* enum: TX PD firmware handling layer 2 only for high packet rate performance
11970  * tests (Medford development only)
11971  */
11972 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_TYPE_LAYER2_PERF 0x7
11973 /* enum: Rules engine TX PD production firmware */
11974 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_TYPE_RULES_ENGINE 0x8
11975 /* enum: Custom firmware variant (see SF-119495-PD and bug69716) */
11976 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_TYPE_L3XUDP 0x9
11977 /* enum: DPDK TX PD production firmware */
11978 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_TYPE_DPDK 0xa
11979 /* enum: RX PD firmware for GUE parsing prototype (Medford development only) */
11980 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_TYPE_TESTFW_GUE_PROTOTYPE 0xe
11981 /* Hardware capabilities of NIC */
11982 #define MC_CMD_GET_CAPABILITIES_OUT_HW_CAPABILITIES_OFST 12
11983 #define MC_CMD_GET_CAPABILITIES_OUT_HW_CAPABILITIES_LEN 4
11984 /* Licensed capabilities */
11985 #define MC_CMD_GET_CAPABILITIES_OUT_LICENSE_CAPABILITIES_OFST 16
11986 #define MC_CMD_GET_CAPABILITIES_OUT_LICENSE_CAPABILITIES_LEN 4
11987
11988 /* MC_CMD_GET_CAPABILITIES_V2_IN msgrequest */
11989 #define MC_CMD_GET_CAPABILITIES_V2_IN_LEN 0
11990
11991 /* MC_CMD_GET_CAPABILITIES_V2_OUT msgresponse */
11992 #define MC_CMD_GET_CAPABILITIES_V2_OUT_LEN 72
11993 /* First word of flags. */
11994 #define MC_CMD_GET_CAPABILITIES_V2_OUT_FLAGS1_OFST 0
11995 #define MC_CMD_GET_CAPABILITIES_V2_OUT_FLAGS1_LEN 4
11996 #define MC_CMD_GET_CAPABILITIES_V2_OUT_VPORT_RECONFIGURE_OFST 0
11997 #define MC_CMD_GET_CAPABILITIES_V2_OUT_VPORT_RECONFIGURE_LBN 3
11998 #define MC_CMD_GET_CAPABILITIES_V2_OUT_VPORT_RECONFIGURE_WIDTH 1
11999 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_STRIPING_OFST 0
12000 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_STRIPING_LBN 4
12001 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_STRIPING_WIDTH 1
12002 #define MC_CMD_GET_CAPABILITIES_V2_OUT_VADAPTOR_QUERY_OFST 0
12003 #define MC_CMD_GET_CAPABILITIES_V2_OUT_VADAPTOR_QUERY_LBN 5
12004 #define MC_CMD_GET_CAPABILITIES_V2_OUT_VADAPTOR_QUERY_WIDTH 1
12005 #define MC_CMD_GET_CAPABILITIES_V2_OUT_EVB_PORT_VLAN_RESTRICT_OFST 0
12006 #define MC_CMD_GET_CAPABILITIES_V2_OUT_EVB_PORT_VLAN_RESTRICT_LBN 6
12007 #define MC_CMD_GET_CAPABILITIES_V2_OUT_EVB_PORT_VLAN_RESTRICT_WIDTH 1
12008 #define MC_CMD_GET_CAPABILITIES_V2_OUT_DRV_ATTACH_PREBOOT_OFST 0
12009 #define MC_CMD_GET_CAPABILITIES_V2_OUT_DRV_ATTACH_PREBOOT_LBN 7
12010 #define MC_CMD_GET_CAPABILITIES_V2_OUT_DRV_ATTACH_PREBOOT_WIDTH 1
12011 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_FORCE_EVENT_MERGING_OFST 0
12012 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_FORCE_EVENT_MERGING_LBN 8
12013 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_FORCE_EVENT_MERGING_WIDTH 1
12014 #define MC_CMD_GET_CAPABILITIES_V2_OUT_SET_MAC_ENHANCED_OFST 0
12015 #define MC_CMD_GET_CAPABILITIES_V2_OUT_SET_MAC_ENHANCED_LBN 9
12016 #define MC_CMD_GET_CAPABILITIES_V2_OUT_SET_MAC_ENHANCED_WIDTH 1
12017 #define MC_CMD_GET_CAPABILITIES_V2_OUT_UNKNOWN_UCAST_DST_FILTER_ALWAYS_MULTI_RECIPIENT_OFST 0
12018 #define MC_CMD_GET_CAPABILITIES_V2_OUT_UNKNOWN_UCAST_DST_FILTER_ALWAYS_MULTI_RECIPIENT_LBN 10
12019 #define MC_CMD_GET_CAPABILITIES_V2_OUT_UNKNOWN_UCAST_DST_FILTER_ALWAYS_MULTI_RECIPIENT_WIDTH 1
12020 #define MC_CMD_GET_CAPABILITIES_V2_OUT_VADAPTOR_PERMIT_SET_MAC_WHEN_FILTERS_INSTALLED_OFST 0
12021 #define MC_CMD_GET_CAPABILITIES_V2_OUT_VADAPTOR_PERMIT_SET_MAC_WHEN_FILTERS_INSTALLED_LBN 11
12022 #define MC_CMD_GET_CAPABILITIES_V2_OUT_VADAPTOR_PERMIT_SET_MAC_WHEN_FILTERS_INSTALLED_WIDTH 1
12023 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_MAC_SECURITY_FILTERING_OFST 0
12024 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_MAC_SECURITY_FILTERING_LBN 12
12025 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_MAC_SECURITY_FILTERING_WIDTH 1
12026 #define MC_CMD_GET_CAPABILITIES_V2_OUT_ADDITIONAL_RSS_MODES_OFST 0
12027 #define MC_CMD_GET_CAPABILITIES_V2_OUT_ADDITIONAL_RSS_MODES_LBN 13
12028 #define MC_CMD_GET_CAPABILITIES_V2_OUT_ADDITIONAL_RSS_MODES_WIDTH 1
12029 #define MC_CMD_GET_CAPABILITIES_V2_OUT_QBB_OFST 0
12030 #define MC_CMD_GET_CAPABILITIES_V2_OUT_QBB_LBN 14
12031 #define MC_CMD_GET_CAPABILITIES_V2_OUT_QBB_WIDTH 1
12032 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_PACKED_STREAM_VAR_BUFFERS_OFST 0
12033 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_PACKED_STREAM_VAR_BUFFERS_LBN 15
12034 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_PACKED_STREAM_VAR_BUFFERS_WIDTH 1
12035 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_RSS_LIMITED_OFST 0
12036 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_RSS_LIMITED_LBN 16
12037 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_RSS_LIMITED_WIDTH 1
12038 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_PACKED_STREAM_OFST 0
12039 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_PACKED_STREAM_LBN 17
12040 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_PACKED_STREAM_WIDTH 1
12041 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_INCLUDE_FCS_OFST 0
12042 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_INCLUDE_FCS_LBN 18
12043 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_INCLUDE_FCS_WIDTH 1
12044 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_VLAN_INSERTION_OFST 0
12045 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_VLAN_INSERTION_LBN 19
12046 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_VLAN_INSERTION_WIDTH 1
12047 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_VLAN_STRIPPING_OFST 0
12048 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_VLAN_STRIPPING_LBN 20
12049 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_VLAN_STRIPPING_WIDTH 1
12050 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_TSO_OFST 0
12051 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_TSO_LBN 21
12052 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_TSO_WIDTH 1
12053 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_PREFIX_LEN_0_OFST 0
12054 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_PREFIX_LEN_0_LBN 22
12055 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_PREFIX_LEN_0_WIDTH 1
12056 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_PREFIX_LEN_14_OFST 0
12057 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_PREFIX_LEN_14_LBN 23
12058 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_PREFIX_LEN_14_WIDTH 1
12059 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_TIMESTAMP_OFST 0
12060 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_TIMESTAMP_LBN 24
12061 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_TIMESTAMP_WIDTH 1
12062 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_BATCHING_OFST 0
12063 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_BATCHING_LBN 25
12064 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_BATCHING_WIDTH 1
12065 #define MC_CMD_GET_CAPABILITIES_V2_OUT_MCAST_FILTER_CHAINING_OFST 0
12066 #define MC_CMD_GET_CAPABILITIES_V2_OUT_MCAST_FILTER_CHAINING_LBN 26
12067 #define MC_CMD_GET_CAPABILITIES_V2_OUT_MCAST_FILTER_CHAINING_WIDTH 1
12068 #define MC_CMD_GET_CAPABILITIES_V2_OUT_PM_AND_RXDP_COUNTERS_OFST 0
12069 #define MC_CMD_GET_CAPABILITIES_V2_OUT_PM_AND_RXDP_COUNTERS_LBN 27
12070 #define MC_CMD_GET_CAPABILITIES_V2_OUT_PM_AND_RXDP_COUNTERS_WIDTH 1
12071 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_DISABLE_SCATTER_OFST 0
12072 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_DISABLE_SCATTER_LBN 28
12073 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_DISABLE_SCATTER_WIDTH 1
12074 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_MCAST_UDP_LOOPBACK_OFST 0
12075 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_MCAST_UDP_LOOPBACK_LBN 29
12076 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_MCAST_UDP_LOOPBACK_WIDTH 1
12077 #define MC_CMD_GET_CAPABILITIES_V2_OUT_EVB_OFST 0
12078 #define MC_CMD_GET_CAPABILITIES_V2_OUT_EVB_LBN 30
12079 #define MC_CMD_GET_CAPABILITIES_V2_OUT_EVB_WIDTH 1
12080 #define MC_CMD_GET_CAPABILITIES_V2_OUT_VXLAN_NVGRE_OFST 0
12081 #define MC_CMD_GET_CAPABILITIES_V2_OUT_VXLAN_NVGRE_LBN 31
12082 #define MC_CMD_GET_CAPABILITIES_V2_OUT_VXLAN_NVGRE_WIDTH 1
12083 /* RxDPCPU firmware id. */
12084 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_DPCPU_FW_ID_OFST 4
12085 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_DPCPU_FW_ID_LEN 2
12086 /* enum: Standard RXDP firmware */
12087 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXDP 0x0
12088 /* enum: Low latency RXDP firmware */
12089 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXDP_LOW_LATENCY 0x1
12090 /* enum: Packed stream RXDP firmware */
12091 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXDP_PACKED_STREAM 0x2
12092 /* enum: Rules engine RXDP firmware */
12093 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXDP_RULES_ENGINE 0x5
12094 /* enum: DPDK RXDP firmware */
12095 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXDP_DPDK 0x6
12096 /* enum: BIST RXDP firmware */
12097 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXDP_BIST 0x10a
12098 /* enum: RXDP Test firmware image 1 */
12099 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXDP_TEST_FW_TO_MC_CUT_THROUGH 0x101
12100 /* enum: RXDP Test firmware image 2 */
12101 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXDP_TEST_FW_TO_MC_STORE_FORWARD 0x102
12102 /* enum: RXDP Test firmware image 3 */
12103 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXDP_TEST_FW_TO_MC_STORE_FORWARD_FIRST 0x103
12104 /* enum: RXDP Test firmware image 4 */
12105 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXDP_TEST_EVERY_EVENT_BATCHABLE 0x104
12106 /* enum: RXDP Test firmware image 5 */
12107 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXDP_TEST_BACKPRESSURE 0x105
12108 /* enum: RXDP Test firmware image 6 */
12109 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXDP_TEST_FW_PACKET_EDITS 0x106
12110 /* enum: RXDP Test firmware image 7 */
12111 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXDP_TEST_FW_RX_HDR_SPLIT 0x107
12112 /* enum: RXDP Test firmware image 8 */
12113 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXDP_TEST_FW_DISABLE_DL 0x108
12114 /* enum: RXDP Test firmware image 9 */
12115 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXDP_TEST_FW_DOORBELL_DELAY 0x10b
12116 /* enum: RXDP Test firmware image 10 */
12117 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXDP_TEST_FW_SLOW 0x10c
12118 /* TxDPCPU firmware id. */
12119 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_DPCPU_FW_ID_OFST 6
12120 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_DPCPU_FW_ID_LEN 2
12121 /* enum: Standard TXDP firmware */
12122 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXDP 0x0
12123 /* enum: Low latency TXDP firmware */
12124 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXDP_LOW_LATENCY 0x1
12125 /* enum: High packet rate TXDP firmware */
12126 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXDP_HIGH_PACKET_RATE 0x3
12127 /* enum: Rules engine TXDP firmware */
12128 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXDP_RULES_ENGINE 0x5
12129 /* enum: DPDK TXDP firmware */
12130 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXDP_DPDK 0x6
12131 /* enum: BIST TXDP firmware */
12132 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXDP_BIST 0x12d
12133 /* enum: TXDP Test firmware image 1 */
12134 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXDP_TEST_FW_TSO_EDIT 0x101
12135 /* enum: TXDP Test firmware image 2 */
12136 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXDP_TEST_FW_PACKET_EDITS 0x102
12137 /* enum: TXDP CSR bus test firmware */
12138 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXDP_TEST_FW_CSR 0x103
12139 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_VERSION_OFST 8
12140 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_VERSION_LEN 2
12141 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_VERSION_REV_OFST 8
12142 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_VERSION_REV_LBN 0
12143 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_VERSION_REV_WIDTH 12
12144 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_VERSION_TYPE_OFST 8
12145 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_VERSION_TYPE_LBN 12
12146 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_VERSION_TYPE_WIDTH 4
12147 /* enum: reserved value - do not use (may indicate alternative interpretation
12148  * of REV field in future)
12149  */
12150 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_TYPE_RESERVED 0x0
12151 /* enum: Trivial RX PD firmware for early Huntington development (Huntington
12152  * development only)
12153  */
12154 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_TYPE_FIRST_PKT 0x1
12155 /* enum: RX PD firmware for telemetry prototyping (Medford2 development only)
12156  */
12157 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_TYPE_TESTFW_TELEMETRY 0x1
12158 /* enum: RX PD firmware with approximately Siena-compatible behaviour
12159  * (Huntington development only)
12160  */
12161 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_TYPE_SIENA_COMPAT 0x2
12162 /* enum: Full featured RX PD production firmware */
12163 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_TYPE_FULL_FEATURED 0x3
12164 /* enum: (deprecated original name for the FULL_FEATURED variant) */
12165 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_TYPE_VSWITCH 0x3
12166 /* enum: siena_compat variant RX PD firmware using PM rather than MAC
12167  * (Huntington development only)
12168  */
12169 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_TYPE_SIENA_COMPAT_PM 0x4
12170 /* enum: Low latency RX PD production firmware */
12171 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_TYPE_LOW_LATENCY 0x5
12172 /* enum: Packed stream RX PD production firmware */
12173 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_TYPE_PACKED_STREAM 0x6
12174 /* enum: RX PD firmware handling layer 2 only for high packet rate performance
12175  * tests (Medford development only)
12176  */
12177 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_TYPE_LAYER2_PERF 0x7
12178 /* enum: Rules engine RX PD production firmware */
12179 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_TYPE_RULES_ENGINE 0x8
12180 /* enum: Custom firmware variant (see SF-119495-PD and bug69716) */
12181 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_TYPE_L3XUDP 0x9
12182 /* enum: DPDK RX PD production firmware */
12183 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_TYPE_DPDK 0xa
12184 /* enum: RX PD firmware for GUE parsing prototype (Medford development only) */
12185 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_TYPE_TESTFW_GUE_PROTOTYPE 0xe
12186 /* enum: RX PD firmware parsing but not filtering network overlay tunnel
12187  * encapsulations (Medford development only)
12188  */
12189 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_TYPE_TESTFW_ENCAP_PARSING_ONLY 0xf
12190 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_VERSION_OFST 10
12191 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_VERSION_LEN 2
12192 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_VERSION_REV_OFST 10
12193 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_VERSION_REV_LBN 0
12194 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_VERSION_REV_WIDTH 12
12195 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_VERSION_TYPE_OFST 10
12196 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_VERSION_TYPE_LBN 12
12197 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_VERSION_TYPE_WIDTH 4
12198 /* enum: reserved value - do not use (may indicate alternative interpretation
12199  * of REV field in future)
12200  */
12201 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_TYPE_RESERVED 0x0
12202 /* enum: Trivial TX PD firmware for early Huntington development (Huntington
12203  * development only)
12204  */
12205 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_TYPE_FIRST_PKT 0x1
12206 /* enum: TX PD firmware for telemetry prototyping (Medford2 development only)
12207  */
12208 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_TYPE_TESTFW_TELEMETRY 0x1
12209 /* enum: TX PD firmware with approximately Siena-compatible behaviour
12210  * (Huntington development only)
12211  */
12212 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_TYPE_SIENA_COMPAT 0x2
12213 /* enum: Full featured TX PD production firmware */
12214 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_TYPE_FULL_FEATURED 0x3
12215 /* enum: (deprecated original name for the FULL_FEATURED variant) */
12216 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_TYPE_VSWITCH 0x3
12217 /* enum: siena_compat variant TX PD firmware using PM rather than MAC
12218  * (Huntington development only)
12219  */
12220 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_TYPE_SIENA_COMPAT_PM 0x4
12221 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_TYPE_LOW_LATENCY 0x5 /* enum */
12222 /* enum: TX PD firmware handling layer 2 only for high packet rate performance
12223  * tests (Medford development only)
12224  */
12225 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_TYPE_LAYER2_PERF 0x7
12226 /* enum: Rules engine TX PD production firmware */
12227 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_TYPE_RULES_ENGINE 0x8
12228 /* enum: Custom firmware variant (see SF-119495-PD and bug69716) */
12229 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_TYPE_L3XUDP 0x9
12230 /* enum: DPDK TX PD production firmware */
12231 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_TYPE_DPDK 0xa
12232 /* enum: RX PD firmware for GUE parsing prototype (Medford development only) */
12233 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_TYPE_TESTFW_GUE_PROTOTYPE 0xe
12234 /* Hardware capabilities of NIC */
12235 #define MC_CMD_GET_CAPABILITIES_V2_OUT_HW_CAPABILITIES_OFST 12
12236 #define MC_CMD_GET_CAPABILITIES_V2_OUT_HW_CAPABILITIES_LEN 4
12237 /* Licensed capabilities */
12238 #define MC_CMD_GET_CAPABILITIES_V2_OUT_LICENSE_CAPABILITIES_OFST 16
12239 #define MC_CMD_GET_CAPABILITIES_V2_OUT_LICENSE_CAPABILITIES_LEN 4
12240 /* Second word of flags. Not present on older firmware (check the length). */
12241 #define MC_CMD_GET_CAPABILITIES_V2_OUT_FLAGS2_OFST 20
12242 #define MC_CMD_GET_CAPABILITIES_V2_OUT_FLAGS2_LEN 4
12243 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_TSO_V2_OFST 20
12244 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_TSO_V2_LBN 0
12245 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_TSO_V2_WIDTH 1
12246 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_TSO_V2_ENCAP_OFST 20
12247 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_TSO_V2_ENCAP_LBN 1
12248 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_TSO_V2_ENCAP_WIDTH 1
12249 #define MC_CMD_GET_CAPABILITIES_V2_OUT_EVQ_TIMER_CTRL_OFST 20
12250 #define MC_CMD_GET_CAPABILITIES_V2_OUT_EVQ_TIMER_CTRL_LBN 2
12251 #define MC_CMD_GET_CAPABILITIES_V2_OUT_EVQ_TIMER_CTRL_WIDTH 1
12252 #define MC_CMD_GET_CAPABILITIES_V2_OUT_EVENT_CUT_THROUGH_OFST 20
12253 #define MC_CMD_GET_CAPABILITIES_V2_OUT_EVENT_CUT_THROUGH_LBN 3
12254 #define MC_CMD_GET_CAPABILITIES_V2_OUT_EVENT_CUT_THROUGH_WIDTH 1
12255 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_CUT_THROUGH_OFST 20
12256 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_CUT_THROUGH_LBN 4
12257 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_CUT_THROUGH_WIDTH 1
12258 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_VFIFO_ULL_MODE_OFST 20
12259 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_VFIFO_ULL_MODE_LBN 5
12260 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_VFIFO_ULL_MODE_WIDTH 1
12261 #define MC_CMD_GET_CAPABILITIES_V2_OUT_MAC_STATS_40G_TX_SIZE_BINS_OFST 20
12262 #define MC_CMD_GET_CAPABILITIES_V2_OUT_MAC_STATS_40G_TX_SIZE_BINS_LBN 6
12263 #define MC_CMD_GET_CAPABILITIES_V2_OUT_MAC_STATS_40G_TX_SIZE_BINS_WIDTH 1
12264 #define MC_CMD_GET_CAPABILITIES_V2_OUT_INIT_EVQ_TYPE_SUPPORTED_OFST 20
12265 #define MC_CMD_GET_CAPABILITIES_V2_OUT_INIT_EVQ_TYPE_SUPPORTED_LBN 7
12266 #define MC_CMD_GET_CAPABILITIES_V2_OUT_INIT_EVQ_TYPE_SUPPORTED_WIDTH 1
12267 #define MC_CMD_GET_CAPABILITIES_V2_OUT_INIT_EVQ_V2_OFST 20
12268 #define MC_CMD_GET_CAPABILITIES_V2_OUT_INIT_EVQ_V2_LBN 7
12269 #define MC_CMD_GET_CAPABILITIES_V2_OUT_INIT_EVQ_V2_WIDTH 1
12270 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_MAC_TIMESTAMPING_OFST 20
12271 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_MAC_TIMESTAMPING_LBN 8
12272 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_MAC_TIMESTAMPING_WIDTH 1
12273 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_TIMESTAMP_OFST 20
12274 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_TIMESTAMP_LBN 9
12275 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_TIMESTAMP_WIDTH 1
12276 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_SNIFF_OFST 20
12277 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_SNIFF_LBN 10
12278 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_SNIFF_WIDTH 1
12279 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_SNIFF_OFST 20
12280 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_SNIFF_LBN 11
12281 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_SNIFF_WIDTH 1
12282 #define MC_CMD_GET_CAPABILITIES_V2_OUT_NVRAM_UPDATE_REPORT_VERIFY_RESULT_OFST 20
12283 #define MC_CMD_GET_CAPABILITIES_V2_OUT_NVRAM_UPDATE_REPORT_VERIFY_RESULT_LBN 12
12284 #define MC_CMD_GET_CAPABILITIES_V2_OUT_NVRAM_UPDATE_REPORT_VERIFY_RESULT_WIDTH 1
12285 #define MC_CMD_GET_CAPABILITIES_V2_OUT_MCDI_BACKGROUND_OFST 20
12286 #define MC_CMD_GET_CAPABILITIES_V2_OUT_MCDI_BACKGROUND_LBN 13
12287 #define MC_CMD_GET_CAPABILITIES_V2_OUT_MCDI_BACKGROUND_WIDTH 1
12288 #define MC_CMD_GET_CAPABILITIES_V2_OUT_MCDI_DB_RETURN_OFST 20
12289 #define MC_CMD_GET_CAPABILITIES_V2_OUT_MCDI_DB_RETURN_LBN 14
12290 #define MC_CMD_GET_CAPABILITIES_V2_OUT_MCDI_DB_RETURN_WIDTH 1
12291 #define MC_CMD_GET_CAPABILITIES_V2_OUT_CTPIO_OFST 20
12292 #define MC_CMD_GET_CAPABILITIES_V2_OUT_CTPIO_LBN 15
12293 #define MC_CMD_GET_CAPABILITIES_V2_OUT_CTPIO_WIDTH 1
12294 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TSA_SUPPORT_OFST 20
12295 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TSA_SUPPORT_LBN 16
12296 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TSA_SUPPORT_WIDTH 1
12297 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TSA_BOUND_OFST 20
12298 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TSA_BOUND_LBN 17
12299 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TSA_BOUND_WIDTH 1
12300 #define MC_CMD_GET_CAPABILITIES_V2_OUT_SF_ADAPTER_AUTHENTICATION_OFST 20
12301 #define MC_CMD_GET_CAPABILITIES_V2_OUT_SF_ADAPTER_AUTHENTICATION_LBN 18
12302 #define MC_CMD_GET_CAPABILITIES_V2_OUT_SF_ADAPTER_AUTHENTICATION_WIDTH 1
12303 #define MC_CMD_GET_CAPABILITIES_V2_OUT_FILTER_ACTION_FLAG_OFST 20
12304 #define MC_CMD_GET_CAPABILITIES_V2_OUT_FILTER_ACTION_FLAG_LBN 19
12305 #define MC_CMD_GET_CAPABILITIES_V2_OUT_FILTER_ACTION_FLAG_WIDTH 1
12306 #define MC_CMD_GET_CAPABILITIES_V2_OUT_FILTER_ACTION_MARK_OFST 20
12307 #define MC_CMD_GET_CAPABILITIES_V2_OUT_FILTER_ACTION_MARK_LBN 20
12308 #define MC_CMD_GET_CAPABILITIES_V2_OUT_FILTER_ACTION_MARK_WIDTH 1
12309 #define MC_CMD_GET_CAPABILITIES_V2_OUT_EQUAL_STRIDE_SUPER_BUFFER_OFST 20
12310 #define MC_CMD_GET_CAPABILITIES_V2_OUT_EQUAL_STRIDE_SUPER_BUFFER_LBN 21
12311 #define MC_CMD_GET_CAPABILITIES_V2_OUT_EQUAL_STRIDE_SUPER_BUFFER_WIDTH 1
12312 #define MC_CMD_GET_CAPABILITIES_V2_OUT_EQUAL_STRIDE_PACKED_STREAM_OFST 20
12313 #define MC_CMD_GET_CAPABILITIES_V2_OUT_EQUAL_STRIDE_PACKED_STREAM_LBN 21
12314 #define MC_CMD_GET_CAPABILITIES_V2_OUT_EQUAL_STRIDE_PACKED_STREAM_WIDTH 1
12315 #define MC_CMD_GET_CAPABILITIES_V2_OUT_L3XUDP_SUPPORT_OFST 20
12316 #define MC_CMD_GET_CAPABILITIES_V2_OUT_L3XUDP_SUPPORT_LBN 22
12317 #define MC_CMD_GET_CAPABILITIES_V2_OUT_L3XUDP_SUPPORT_WIDTH 1
12318 #define MC_CMD_GET_CAPABILITIES_V2_OUT_FW_SUBVARIANT_NO_TX_CSUM_OFST 20
12319 #define MC_CMD_GET_CAPABILITIES_V2_OUT_FW_SUBVARIANT_NO_TX_CSUM_LBN 23
12320 #define MC_CMD_GET_CAPABILITIES_V2_OUT_FW_SUBVARIANT_NO_TX_CSUM_WIDTH 1
12321 #define MC_CMD_GET_CAPABILITIES_V2_OUT_VI_SPREADING_OFST 20
12322 #define MC_CMD_GET_CAPABILITIES_V2_OUT_VI_SPREADING_LBN 24
12323 #define MC_CMD_GET_CAPABILITIES_V2_OUT_VI_SPREADING_WIDTH 1
12324 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXDP_HLB_IDLE_OFST 20
12325 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXDP_HLB_IDLE_LBN 25
12326 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXDP_HLB_IDLE_WIDTH 1
12327 #define MC_CMD_GET_CAPABILITIES_V2_OUT_INIT_RXQ_NO_CONT_EV_OFST 20
12328 #define MC_CMD_GET_CAPABILITIES_V2_OUT_INIT_RXQ_NO_CONT_EV_LBN 26
12329 #define MC_CMD_GET_CAPABILITIES_V2_OUT_INIT_RXQ_NO_CONT_EV_WIDTH 1
12330 #define MC_CMD_GET_CAPABILITIES_V2_OUT_INIT_RXQ_WITH_BUFFER_SIZE_OFST 20
12331 #define MC_CMD_GET_CAPABILITIES_V2_OUT_INIT_RXQ_WITH_BUFFER_SIZE_LBN 27
12332 #define MC_CMD_GET_CAPABILITIES_V2_OUT_INIT_RXQ_WITH_BUFFER_SIZE_WIDTH 1
12333 #define MC_CMD_GET_CAPABILITIES_V2_OUT_BUNDLE_UPDATE_OFST 20
12334 #define MC_CMD_GET_CAPABILITIES_V2_OUT_BUNDLE_UPDATE_LBN 28
12335 #define MC_CMD_GET_CAPABILITIES_V2_OUT_BUNDLE_UPDATE_WIDTH 1
12336 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_TSO_V3_OFST 20
12337 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_TSO_V3_LBN 29
12338 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_TSO_V3_WIDTH 1
12339 #define MC_CMD_GET_CAPABILITIES_V2_OUT_DYNAMIC_SENSORS_OFST 20
12340 #define MC_CMD_GET_CAPABILITIES_V2_OUT_DYNAMIC_SENSORS_LBN 30
12341 #define MC_CMD_GET_CAPABILITIES_V2_OUT_DYNAMIC_SENSORS_WIDTH 1
12342 #define MC_CMD_GET_CAPABILITIES_V2_OUT_NVRAM_UPDATE_POLL_VERIFY_RESULT_OFST 20
12343 #define MC_CMD_GET_CAPABILITIES_V2_OUT_NVRAM_UPDATE_POLL_VERIFY_RESULT_LBN 31
12344 #define MC_CMD_GET_CAPABILITIES_V2_OUT_NVRAM_UPDATE_POLL_VERIFY_RESULT_WIDTH 1
12345 /* Number of FATSOv2 contexts per datapath supported by this NIC (when
12346  * TX_TSO_V2 == 1). Not present on older firmware (check the length).
12347  */
12348 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_TSO_V2_N_CONTEXTS_OFST 24
12349 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_TSO_V2_N_CONTEXTS_LEN 2
12350 /* One byte per PF containing the number of the external port assigned to this
12351  * PF, indexed by PF number. Special values indicate that a PF is either not
12352  * present or not assigned.
12353  */
12354 #define MC_CMD_GET_CAPABILITIES_V2_OUT_PFS_TO_PORTS_ASSIGNMENT_OFST 26
12355 #define MC_CMD_GET_CAPABILITIES_V2_OUT_PFS_TO_PORTS_ASSIGNMENT_LEN 1
12356 #define MC_CMD_GET_CAPABILITIES_V2_OUT_PFS_TO_PORTS_ASSIGNMENT_NUM 16
12357 /* enum: The caller is not permitted to access information on this PF. */
12358 #define MC_CMD_GET_CAPABILITIES_V2_OUT_ACCESS_NOT_PERMITTED 0xff
12359 /* enum: PF does not exist. */
12360 #define MC_CMD_GET_CAPABILITIES_V2_OUT_PF_NOT_PRESENT 0xfe
12361 /* enum: PF does exist but is not assigned to any external port. */
12362 #define MC_CMD_GET_CAPABILITIES_V2_OUT_PF_NOT_ASSIGNED 0xfd
12363 /* enum: This value indicates that PF is assigned, but it cannot be expressed
12364  * in this field. It is intended for a possible future situation where a more
12365  * complex scheme of PFs to ports mapping is being used. The future driver
12366  * should look for a new field supporting the new scheme. The current/old
12367  * driver should treat this value as PF_NOT_ASSIGNED.
12368  */
12369 #define MC_CMD_GET_CAPABILITIES_V2_OUT_INCOMPATIBLE_ASSIGNMENT 0xfc
12370 /* One byte per PF containing the number of its VFs, indexed by PF number. A
12371  * special value indicates that a PF is not present.
12372  */
12373 #define MC_CMD_GET_CAPABILITIES_V2_OUT_NUM_VFS_PER_PF_OFST 42
12374 #define MC_CMD_GET_CAPABILITIES_V2_OUT_NUM_VFS_PER_PF_LEN 1
12375 #define MC_CMD_GET_CAPABILITIES_V2_OUT_NUM_VFS_PER_PF_NUM 16
12376 /* enum: The caller is not permitted to access information on this PF. */
12377 /*               MC_CMD_GET_CAPABILITIES_V2_OUT_ACCESS_NOT_PERMITTED 0xff */
12378 /* enum: PF does not exist. */
12379 /*               MC_CMD_GET_CAPABILITIES_V2_OUT_PF_NOT_PRESENT 0xfe */
12380 /* Number of VIs available for each external port */
12381 #define MC_CMD_GET_CAPABILITIES_V2_OUT_NUM_VIS_PER_PORT_OFST 58
12382 #define MC_CMD_GET_CAPABILITIES_V2_OUT_NUM_VIS_PER_PORT_LEN 2
12383 #define MC_CMD_GET_CAPABILITIES_V2_OUT_NUM_VIS_PER_PORT_NUM 4
12384 /* Size of RX descriptor cache expressed as binary logarithm The actual size
12385  * equals (2 ^ RX_DESC_CACHE_SIZE)
12386  */
12387 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_DESC_CACHE_SIZE_OFST 66
12388 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_DESC_CACHE_SIZE_LEN 1
12389 /* Size of TX descriptor cache expressed as binary logarithm The actual size
12390  * equals (2 ^ TX_DESC_CACHE_SIZE)
12391  */
12392 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_DESC_CACHE_SIZE_OFST 67
12393 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_DESC_CACHE_SIZE_LEN 1
12394 /* Total number of available PIO buffers */
12395 #define MC_CMD_GET_CAPABILITIES_V2_OUT_NUM_PIO_BUFFS_OFST 68
12396 #define MC_CMD_GET_CAPABILITIES_V2_OUT_NUM_PIO_BUFFS_LEN 2
12397 /* Size of a single PIO buffer */
12398 #define MC_CMD_GET_CAPABILITIES_V2_OUT_SIZE_PIO_BUFF_OFST 70
12399 #define MC_CMD_GET_CAPABILITIES_V2_OUT_SIZE_PIO_BUFF_LEN 2
12400
12401 /* MC_CMD_GET_CAPABILITIES_V3_OUT msgresponse */
12402 #define MC_CMD_GET_CAPABILITIES_V3_OUT_LEN 76
12403 /* First word of flags. */
12404 #define MC_CMD_GET_CAPABILITIES_V3_OUT_FLAGS1_OFST 0
12405 #define MC_CMD_GET_CAPABILITIES_V3_OUT_FLAGS1_LEN 4
12406 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VPORT_RECONFIGURE_OFST 0
12407 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VPORT_RECONFIGURE_LBN 3
12408 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VPORT_RECONFIGURE_WIDTH 1
12409 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_STRIPING_OFST 0
12410 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_STRIPING_LBN 4
12411 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_STRIPING_WIDTH 1
12412 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VADAPTOR_QUERY_OFST 0
12413 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VADAPTOR_QUERY_LBN 5
12414 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VADAPTOR_QUERY_WIDTH 1
12415 #define MC_CMD_GET_CAPABILITIES_V3_OUT_EVB_PORT_VLAN_RESTRICT_OFST 0
12416 #define MC_CMD_GET_CAPABILITIES_V3_OUT_EVB_PORT_VLAN_RESTRICT_LBN 6
12417 #define MC_CMD_GET_CAPABILITIES_V3_OUT_EVB_PORT_VLAN_RESTRICT_WIDTH 1
12418 #define MC_CMD_GET_CAPABILITIES_V3_OUT_DRV_ATTACH_PREBOOT_OFST 0
12419 #define MC_CMD_GET_CAPABILITIES_V3_OUT_DRV_ATTACH_PREBOOT_LBN 7
12420 #define MC_CMD_GET_CAPABILITIES_V3_OUT_DRV_ATTACH_PREBOOT_WIDTH 1
12421 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_FORCE_EVENT_MERGING_OFST 0
12422 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_FORCE_EVENT_MERGING_LBN 8
12423 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_FORCE_EVENT_MERGING_WIDTH 1
12424 #define MC_CMD_GET_CAPABILITIES_V3_OUT_SET_MAC_ENHANCED_OFST 0
12425 #define MC_CMD_GET_CAPABILITIES_V3_OUT_SET_MAC_ENHANCED_LBN 9
12426 #define MC_CMD_GET_CAPABILITIES_V3_OUT_SET_MAC_ENHANCED_WIDTH 1
12427 #define MC_CMD_GET_CAPABILITIES_V3_OUT_UNKNOWN_UCAST_DST_FILTER_ALWAYS_MULTI_RECIPIENT_OFST 0
12428 #define MC_CMD_GET_CAPABILITIES_V3_OUT_UNKNOWN_UCAST_DST_FILTER_ALWAYS_MULTI_RECIPIENT_LBN 10
12429 #define MC_CMD_GET_CAPABILITIES_V3_OUT_UNKNOWN_UCAST_DST_FILTER_ALWAYS_MULTI_RECIPIENT_WIDTH 1
12430 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VADAPTOR_PERMIT_SET_MAC_WHEN_FILTERS_INSTALLED_OFST 0
12431 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VADAPTOR_PERMIT_SET_MAC_WHEN_FILTERS_INSTALLED_LBN 11
12432 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VADAPTOR_PERMIT_SET_MAC_WHEN_FILTERS_INSTALLED_WIDTH 1
12433 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_MAC_SECURITY_FILTERING_OFST 0
12434 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_MAC_SECURITY_FILTERING_LBN 12
12435 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_MAC_SECURITY_FILTERING_WIDTH 1
12436 #define MC_CMD_GET_CAPABILITIES_V3_OUT_ADDITIONAL_RSS_MODES_OFST 0
12437 #define MC_CMD_GET_CAPABILITIES_V3_OUT_ADDITIONAL_RSS_MODES_LBN 13
12438 #define MC_CMD_GET_CAPABILITIES_V3_OUT_ADDITIONAL_RSS_MODES_WIDTH 1
12439 #define MC_CMD_GET_CAPABILITIES_V3_OUT_QBB_OFST 0
12440 #define MC_CMD_GET_CAPABILITIES_V3_OUT_QBB_LBN 14
12441 #define MC_CMD_GET_CAPABILITIES_V3_OUT_QBB_WIDTH 1
12442 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_PACKED_STREAM_VAR_BUFFERS_OFST 0
12443 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_PACKED_STREAM_VAR_BUFFERS_LBN 15
12444 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_PACKED_STREAM_VAR_BUFFERS_WIDTH 1
12445 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_RSS_LIMITED_OFST 0
12446 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_RSS_LIMITED_LBN 16
12447 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_RSS_LIMITED_WIDTH 1
12448 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_PACKED_STREAM_OFST 0
12449 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_PACKED_STREAM_LBN 17
12450 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_PACKED_STREAM_WIDTH 1
12451 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_INCLUDE_FCS_OFST 0
12452 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_INCLUDE_FCS_LBN 18
12453 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_INCLUDE_FCS_WIDTH 1
12454 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_VLAN_INSERTION_OFST 0
12455 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_VLAN_INSERTION_LBN 19
12456 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_VLAN_INSERTION_WIDTH 1
12457 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_VLAN_STRIPPING_OFST 0
12458 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_VLAN_STRIPPING_LBN 20
12459 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_VLAN_STRIPPING_WIDTH 1
12460 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_TSO_OFST 0
12461 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_TSO_LBN 21
12462 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_TSO_WIDTH 1
12463 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_PREFIX_LEN_0_OFST 0
12464 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_PREFIX_LEN_0_LBN 22
12465 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_PREFIX_LEN_0_WIDTH 1
12466 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_PREFIX_LEN_14_OFST 0
12467 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_PREFIX_LEN_14_LBN 23
12468 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_PREFIX_LEN_14_WIDTH 1
12469 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_TIMESTAMP_OFST 0
12470 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_TIMESTAMP_LBN 24
12471 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_TIMESTAMP_WIDTH 1
12472 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_BATCHING_OFST 0
12473 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_BATCHING_LBN 25
12474 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_BATCHING_WIDTH 1
12475 #define MC_CMD_GET_CAPABILITIES_V3_OUT_MCAST_FILTER_CHAINING_OFST 0
12476 #define MC_CMD_GET_CAPABILITIES_V3_OUT_MCAST_FILTER_CHAINING_LBN 26
12477 #define MC_CMD_GET_CAPABILITIES_V3_OUT_MCAST_FILTER_CHAINING_WIDTH 1
12478 #define MC_CMD_GET_CAPABILITIES_V3_OUT_PM_AND_RXDP_COUNTERS_OFST 0
12479 #define MC_CMD_GET_CAPABILITIES_V3_OUT_PM_AND_RXDP_COUNTERS_LBN 27
12480 #define MC_CMD_GET_CAPABILITIES_V3_OUT_PM_AND_RXDP_COUNTERS_WIDTH 1
12481 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_DISABLE_SCATTER_OFST 0
12482 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_DISABLE_SCATTER_LBN 28
12483 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_DISABLE_SCATTER_WIDTH 1
12484 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_MCAST_UDP_LOOPBACK_OFST 0
12485 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_MCAST_UDP_LOOPBACK_LBN 29
12486 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_MCAST_UDP_LOOPBACK_WIDTH 1
12487 #define MC_CMD_GET_CAPABILITIES_V3_OUT_EVB_OFST 0
12488 #define MC_CMD_GET_CAPABILITIES_V3_OUT_EVB_LBN 30
12489 #define MC_CMD_GET_CAPABILITIES_V3_OUT_EVB_WIDTH 1
12490 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VXLAN_NVGRE_OFST 0
12491 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VXLAN_NVGRE_LBN 31
12492 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VXLAN_NVGRE_WIDTH 1
12493 /* RxDPCPU firmware id. */
12494 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_DPCPU_FW_ID_OFST 4
12495 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_DPCPU_FW_ID_LEN 2
12496 /* enum: Standard RXDP firmware */
12497 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXDP 0x0
12498 /* enum: Low latency RXDP firmware */
12499 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXDP_LOW_LATENCY 0x1
12500 /* enum: Packed stream RXDP firmware */
12501 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXDP_PACKED_STREAM 0x2
12502 /* enum: Rules engine RXDP firmware */
12503 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXDP_RULES_ENGINE 0x5
12504 /* enum: DPDK RXDP firmware */
12505 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXDP_DPDK 0x6
12506 /* enum: BIST RXDP firmware */
12507 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXDP_BIST 0x10a
12508 /* enum: RXDP Test firmware image 1 */
12509 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXDP_TEST_FW_TO_MC_CUT_THROUGH 0x101
12510 /* enum: RXDP Test firmware image 2 */
12511 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXDP_TEST_FW_TO_MC_STORE_FORWARD 0x102
12512 /* enum: RXDP Test firmware image 3 */
12513 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXDP_TEST_FW_TO_MC_STORE_FORWARD_FIRST 0x103
12514 /* enum: RXDP Test firmware image 4 */
12515 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXDP_TEST_EVERY_EVENT_BATCHABLE 0x104
12516 /* enum: RXDP Test firmware image 5 */
12517 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXDP_TEST_BACKPRESSURE 0x105
12518 /* enum: RXDP Test firmware image 6 */
12519 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXDP_TEST_FW_PACKET_EDITS 0x106
12520 /* enum: RXDP Test firmware image 7 */
12521 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXDP_TEST_FW_RX_HDR_SPLIT 0x107
12522 /* enum: RXDP Test firmware image 8 */
12523 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXDP_TEST_FW_DISABLE_DL 0x108
12524 /* enum: RXDP Test firmware image 9 */
12525 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXDP_TEST_FW_DOORBELL_DELAY 0x10b
12526 /* enum: RXDP Test firmware image 10 */
12527 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXDP_TEST_FW_SLOW 0x10c
12528 /* TxDPCPU firmware id. */
12529 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_DPCPU_FW_ID_OFST 6
12530 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_DPCPU_FW_ID_LEN 2
12531 /* enum: Standard TXDP firmware */
12532 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXDP 0x0
12533 /* enum: Low latency TXDP firmware */
12534 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXDP_LOW_LATENCY 0x1
12535 /* enum: High packet rate TXDP firmware */
12536 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXDP_HIGH_PACKET_RATE 0x3
12537 /* enum: Rules engine TXDP firmware */
12538 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXDP_RULES_ENGINE 0x5
12539 /* enum: DPDK TXDP firmware */
12540 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXDP_DPDK 0x6
12541 /* enum: BIST TXDP firmware */
12542 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXDP_BIST 0x12d
12543 /* enum: TXDP Test firmware image 1 */
12544 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXDP_TEST_FW_TSO_EDIT 0x101
12545 /* enum: TXDP Test firmware image 2 */
12546 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXDP_TEST_FW_PACKET_EDITS 0x102
12547 /* enum: TXDP CSR bus test firmware */
12548 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXDP_TEST_FW_CSR 0x103
12549 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_VERSION_OFST 8
12550 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_VERSION_LEN 2
12551 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_VERSION_REV_OFST 8
12552 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_VERSION_REV_LBN 0
12553 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_VERSION_REV_WIDTH 12
12554 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_VERSION_TYPE_OFST 8
12555 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_VERSION_TYPE_LBN 12
12556 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_VERSION_TYPE_WIDTH 4
12557 /* enum: reserved value - do not use (may indicate alternative interpretation
12558  * of REV field in future)
12559  */
12560 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_TYPE_RESERVED 0x0
12561 /* enum: Trivial RX PD firmware for early Huntington development (Huntington
12562  * development only)
12563  */
12564 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_TYPE_FIRST_PKT 0x1
12565 /* enum: RX PD firmware for telemetry prototyping (Medford2 development only)
12566  */
12567 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_TYPE_TESTFW_TELEMETRY 0x1
12568 /* enum: RX PD firmware with approximately Siena-compatible behaviour
12569  * (Huntington development only)
12570  */
12571 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_TYPE_SIENA_COMPAT 0x2
12572 /* enum: Full featured RX PD production firmware */
12573 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_TYPE_FULL_FEATURED 0x3
12574 /* enum: (deprecated original name for the FULL_FEATURED variant) */
12575 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_TYPE_VSWITCH 0x3
12576 /* enum: siena_compat variant RX PD firmware using PM rather than MAC
12577  * (Huntington development only)
12578  */
12579 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_TYPE_SIENA_COMPAT_PM 0x4
12580 /* enum: Low latency RX PD production firmware */
12581 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_TYPE_LOW_LATENCY 0x5
12582 /* enum: Packed stream RX PD production firmware */
12583 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_TYPE_PACKED_STREAM 0x6
12584 /* enum: RX PD firmware handling layer 2 only for high packet rate performance
12585  * tests (Medford development only)
12586  */
12587 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_TYPE_LAYER2_PERF 0x7
12588 /* enum: Rules engine RX PD production firmware */
12589 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_TYPE_RULES_ENGINE 0x8
12590 /* enum: Custom firmware variant (see SF-119495-PD and bug69716) */
12591 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_TYPE_L3XUDP 0x9
12592 /* enum: DPDK RX PD production firmware */
12593 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_TYPE_DPDK 0xa
12594 /* enum: RX PD firmware for GUE parsing prototype (Medford development only) */
12595 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_TYPE_TESTFW_GUE_PROTOTYPE 0xe
12596 /* enum: RX PD firmware parsing but not filtering network overlay tunnel
12597  * encapsulations (Medford development only)
12598  */
12599 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_TYPE_TESTFW_ENCAP_PARSING_ONLY 0xf
12600 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_VERSION_OFST 10
12601 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_VERSION_LEN 2
12602 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_VERSION_REV_OFST 10
12603 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_VERSION_REV_LBN 0
12604 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_VERSION_REV_WIDTH 12
12605 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_VERSION_TYPE_OFST 10
12606 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_VERSION_TYPE_LBN 12
12607 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_VERSION_TYPE_WIDTH 4
12608 /* enum: reserved value - do not use (may indicate alternative interpretation
12609  * of REV field in future)
12610  */
12611 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_TYPE_RESERVED 0x0
12612 /* enum: Trivial TX PD firmware for early Huntington development (Huntington
12613  * development only)
12614  */
12615 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_TYPE_FIRST_PKT 0x1
12616 /* enum: TX PD firmware for telemetry prototyping (Medford2 development only)
12617  */
12618 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_TYPE_TESTFW_TELEMETRY 0x1
12619 /* enum: TX PD firmware with approximately Siena-compatible behaviour
12620  * (Huntington development only)
12621  */
12622 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_TYPE_SIENA_COMPAT 0x2
12623 /* enum: Full featured TX PD production firmware */
12624 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_TYPE_FULL_FEATURED 0x3
12625 /* enum: (deprecated original name for the FULL_FEATURED variant) */
12626 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_TYPE_VSWITCH 0x3
12627 /* enum: siena_compat variant TX PD firmware using PM rather than MAC
12628  * (Huntington development only)
12629  */
12630 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_TYPE_SIENA_COMPAT_PM 0x4
12631 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_TYPE_LOW_LATENCY 0x5 /* enum */
12632 /* enum: TX PD firmware handling layer 2 only for high packet rate performance
12633  * tests (Medford development only)
12634  */
12635 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_TYPE_LAYER2_PERF 0x7
12636 /* enum: Rules engine TX PD production firmware */
12637 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_TYPE_RULES_ENGINE 0x8
12638 /* enum: Custom firmware variant (see SF-119495-PD and bug69716) */
12639 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_TYPE_L3XUDP 0x9
12640 /* enum: DPDK TX PD production firmware */
12641 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_TYPE_DPDK 0xa
12642 /* enum: RX PD firmware for GUE parsing prototype (Medford development only) */
12643 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_TYPE_TESTFW_GUE_PROTOTYPE 0xe
12644 /* Hardware capabilities of NIC */
12645 #define MC_CMD_GET_CAPABILITIES_V3_OUT_HW_CAPABILITIES_OFST 12
12646 #define MC_CMD_GET_CAPABILITIES_V3_OUT_HW_CAPABILITIES_LEN 4
12647 /* Licensed capabilities */
12648 #define MC_CMD_GET_CAPABILITIES_V3_OUT_LICENSE_CAPABILITIES_OFST 16
12649 #define MC_CMD_GET_CAPABILITIES_V3_OUT_LICENSE_CAPABILITIES_LEN 4
12650 /* Second word of flags. Not present on older firmware (check the length). */
12651 #define MC_CMD_GET_CAPABILITIES_V3_OUT_FLAGS2_OFST 20
12652 #define MC_CMD_GET_CAPABILITIES_V3_OUT_FLAGS2_LEN 4
12653 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_TSO_V2_OFST 20
12654 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_TSO_V2_LBN 0
12655 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_TSO_V2_WIDTH 1
12656 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_TSO_V2_ENCAP_OFST 20
12657 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_TSO_V2_ENCAP_LBN 1
12658 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_TSO_V2_ENCAP_WIDTH 1
12659 #define MC_CMD_GET_CAPABILITIES_V3_OUT_EVQ_TIMER_CTRL_OFST 20
12660 #define MC_CMD_GET_CAPABILITIES_V3_OUT_EVQ_TIMER_CTRL_LBN 2
12661 #define MC_CMD_GET_CAPABILITIES_V3_OUT_EVQ_TIMER_CTRL_WIDTH 1
12662 #define MC_CMD_GET_CAPABILITIES_V3_OUT_EVENT_CUT_THROUGH_OFST 20
12663 #define MC_CMD_GET_CAPABILITIES_V3_OUT_EVENT_CUT_THROUGH_LBN 3
12664 #define MC_CMD_GET_CAPABILITIES_V3_OUT_EVENT_CUT_THROUGH_WIDTH 1
12665 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_CUT_THROUGH_OFST 20
12666 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_CUT_THROUGH_LBN 4
12667 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_CUT_THROUGH_WIDTH 1
12668 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_VFIFO_ULL_MODE_OFST 20
12669 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_VFIFO_ULL_MODE_LBN 5
12670 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_VFIFO_ULL_MODE_WIDTH 1
12671 #define MC_CMD_GET_CAPABILITIES_V3_OUT_MAC_STATS_40G_TX_SIZE_BINS_OFST 20
12672 #define MC_CMD_GET_CAPABILITIES_V3_OUT_MAC_STATS_40G_TX_SIZE_BINS_LBN 6
12673 #define MC_CMD_GET_CAPABILITIES_V3_OUT_MAC_STATS_40G_TX_SIZE_BINS_WIDTH 1
12674 #define MC_CMD_GET_CAPABILITIES_V3_OUT_INIT_EVQ_TYPE_SUPPORTED_OFST 20
12675 #define MC_CMD_GET_CAPABILITIES_V3_OUT_INIT_EVQ_TYPE_SUPPORTED_LBN 7
12676 #define MC_CMD_GET_CAPABILITIES_V3_OUT_INIT_EVQ_TYPE_SUPPORTED_WIDTH 1
12677 #define MC_CMD_GET_CAPABILITIES_V3_OUT_INIT_EVQ_V2_OFST 20
12678 #define MC_CMD_GET_CAPABILITIES_V3_OUT_INIT_EVQ_V2_LBN 7
12679 #define MC_CMD_GET_CAPABILITIES_V3_OUT_INIT_EVQ_V2_WIDTH 1
12680 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_MAC_TIMESTAMPING_OFST 20
12681 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_MAC_TIMESTAMPING_LBN 8
12682 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_MAC_TIMESTAMPING_WIDTH 1
12683 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_TIMESTAMP_OFST 20
12684 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_TIMESTAMP_LBN 9
12685 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_TIMESTAMP_WIDTH 1
12686 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_SNIFF_OFST 20
12687 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_SNIFF_LBN 10
12688 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_SNIFF_WIDTH 1
12689 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_SNIFF_OFST 20
12690 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_SNIFF_LBN 11
12691 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_SNIFF_WIDTH 1
12692 #define MC_CMD_GET_CAPABILITIES_V3_OUT_NVRAM_UPDATE_REPORT_VERIFY_RESULT_OFST 20
12693 #define MC_CMD_GET_CAPABILITIES_V3_OUT_NVRAM_UPDATE_REPORT_VERIFY_RESULT_LBN 12
12694 #define MC_CMD_GET_CAPABILITIES_V3_OUT_NVRAM_UPDATE_REPORT_VERIFY_RESULT_WIDTH 1
12695 #define MC_CMD_GET_CAPABILITIES_V3_OUT_MCDI_BACKGROUND_OFST 20
12696 #define MC_CMD_GET_CAPABILITIES_V3_OUT_MCDI_BACKGROUND_LBN 13
12697 #define MC_CMD_GET_CAPABILITIES_V3_OUT_MCDI_BACKGROUND_WIDTH 1
12698 #define MC_CMD_GET_CAPABILITIES_V3_OUT_MCDI_DB_RETURN_OFST 20
12699 #define MC_CMD_GET_CAPABILITIES_V3_OUT_MCDI_DB_RETURN_LBN 14
12700 #define MC_CMD_GET_CAPABILITIES_V3_OUT_MCDI_DB_RETURN_WIDTH 1
12701 #define MC_CMD_GET_CAPABILITIES_V3_OUT_CTPIO_OFST 20
12702 #define MC_CMD_GET_CAPABILITIES_V3_OUT_CTPIO_LBN 15
12703 #define MC_CMD_GET_CAPABILITIES_V3_OUT_CTPIO_WIDTH 1
12704 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TSA_SUPPORT_OFST 20
12705 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TSA_SUPPORT_LBN 16
12706 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TSA_SUPPORT_WIDTH 1
12707 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TSA_BOUND_OFST 20
12708 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TSA_BOUND_LBN 17
12709 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TSA_BOUND_WIDTH 1
12710 #define MC_CMD_GET_CAPABILITIES_V3_OUT_SF_ADAPTER_AUTHENTICATION_OFST 20
12711 #define MC_CMD_GET_CAPABILITIES_V3_OUT_SF_ADAPTER_AUTHENTICATION_LBN 18
12712 #define MC_CMD_GET_CAPABILITIES_V3_OUT_SF_ADAPTER_AUTHENTICATION_WIDTH 1
12713 #define MC_CMD_GET_CAPABILITIES_V3_OUT_FILTER_ACTION_FLAG_OFST 20
12714 #define MC_CMD_GET_CAPABILITIES_V3_OUT_FILTER_ACTION_FLAG_LBN 19
12715 #define MC_CMD_GET_CAPABILITIES_V3_OUT_FILTER_ACTION_FLAG_WIDTH 1
12716 #define MC_CMD_GET_CAPABILITIES_V3_OUT_FILTER_ACTION_MARK_OFST 20
12717 #define MC_CMD_GET_CAPABILITIES_V3_OUT_FILTER_ACTION_MARK_LBN 20
12718 #define MC_CMD_GET_CAPABILITIES_V3_OUT_FILTER_ACTION_MARK_WIDTH 1
12719 #define MC_CMD_GET_CAPABILITIES_V3_OUT_EQUAL_STRIDE_SUPER_BUFFER_OFST 20
12720 #define MC_CMD_GET_CAPABILITIES_V3_OUT_EQUAL_STRIDE_SUPER_BUFFER_LBN 21
12721 #define MC_CMD_GET_CAPABILITIES_V3_OUT_EQUAL_STRIDE_SUPER_BUFFER_WIDTH 1
12722 #define MC_CMD_GET_CAPABILITIES_V3_OUT_EQUAL_STRIDE_PACKED_STREAM_OFST 20
12723 #define MC_CMD_GET_CAPABILITIES_V3_OUT_EQUAL_STRIDE_PACKED_STREAM_LBN 21
12724 #define MC_CMD_GET_CAPABILITIES_V3_OUT_EQUAL_STRIDE_PACKED_STREAM_WIDTH 1
12725 #define MC_CMD_GET_CAPABILITIES_V3_OUT_L3XUDP_SUPPORT_OFST 20
12726 #define MC_CMD_GET_CAPABILITIES_V3_OUT_L3XUDP_SUPPORT_LBN 22
12727 #define MC_CMD_GET_CAPABILITIES_V3_OUT_L3XUDP_SUPPORT_WIDTH 1
12728 #define MC_CMD_GET_CAPABILITIES_V3_OUT_FW_SUBVARIANT_NO_TX_CSUM_OFST 20
12729 #define MC_CMD_GET_CAPABILITIES_V3_OUT_FW_SUBVARIANT_NO_TX_CSUM_LBN 23
12730 #define MC_CMD_GET_CAPABILITIES_V3_OUT_FW_SUBVARIANT_NO_TX_CSUM_WIDTH 1
12731 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VI_SPREADING_OFST 20
12732 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VI_SPREADING_LBN 24
12733 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VI_SPREADING_WIDTH 1
12734 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXDP_HLB_IDLE_OFST 20
12735 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXDP_HLB_IDLE_LBN 25
12736 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXDP_HLB_IDLE_WIDTH 1
12737 #define MC_CMD_GET_CAPABILITIES_V3_OUT_INIT_RXQ_NO_CONT_EV_OFST 20
12738 #define MC_CMD_GET_CAPABILITIES_V3_OUT_INIT_RXQ_NO_CONT_EV_LBN 26
12739 #define MC_CMD_GET_CAPABILITIES_V3_OUT_INIT_RXQ_NO_CONT_EV_WIDTH 1
12740 #define MC_CMD_GET_CAPABILITIES_V3_OUT_INIT_RXQ_WITH_BUFFER_SIZE_OFST 20
12741 #define MC_CMD_GET_CAPABILITIES_V3_OUT_INIT_RXQ_WITH_BUFFER_SIZE_LBN 27
12742 #define MC_CMD_GET_CAPABILITIES_V3_OUT_INIT_RXQ_WITH_BUFFER_SIZE_WIDTH 1
12743 #define MC_CMD_GET_CAPABILITIES_V3_OUT_BUNDLE_UPDATE_OFST 20
12744 #define MC_CMD_GET_CAPABILITIES_V3_OUT_BUNDLE_UPDATE_LBN 28
12745 #define MC_CMD_GET_CAPABILITIES_V3_OUT_BUNDLE_UPDATE_WIDTH 1
12746 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_TSO_V3_OFST 20
12747 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_TSO_V3_LBN 29
12748 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_TSO_V3_WIDTH 1
12749 #define MC_CMD_GET_CAPABILITIES_V3_OUT_DYNAMIC_SENSORS_OFST 20
12750 #define MC_CMD_GET_CAPABILITIES_V3_OUT_DYNAMIC_SENSORS_LBN 30
12751 #define MC_CMD_GET_CAPABILITIES_V3_OUT_DYNAMIC_SENSORS_WIDTH 1
12752 #define MC_CMD_GET_CAPABILITIES_V3_OUT_NVRAM_UPDATE_POLL_VERIFY_RESULT_OFST 20
12753 #define MC_CMD_GET_CAPABILITIES_V3_OUT_NVRAM_UPDATE_POLL_VERIFY_RESULT_LBN 31
12754 #define MC_CMD_GET_CAPABILITIES_V3_OUT_NVRAM_UPDATE_POLL_VERIFY_RESULT_WIDTH 1
12755 /* Number of FATSOv2 contexts per datapath supported by this NIC (when
12756  * TX_TSO_V2 == 1). Not present on older firmware (check the length).
12757  */
12758 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_TSO_V2_N_CONTEXTS_OFST 24
12759 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_TSO_V2_N_CONTEXTS_LEN 2
12760 /* One byte per PF containing the number of the external port assigned to this
12761  * PF, indexed by PF number. Special values indicate that a PF is either not
12762  * present or not assigned.
12763  */
12764 #define MC_CMD_GET_CAPABILITIES_V3_OUT_PFS_TO_PORTS_ASSIGNMENT_OFST 26
12765 #define MC_CMD_GET_CAPABILITIES_V3_OUT_PFS_TO_PORTS_ASSIGNMENT_LEN 1
12766 #define MC_CMD_GET_CAPABILITIES_V3_OUT_PFS_TO_PORTS_ASSIGNMENT_NUM 16
12767 /* enum: The caller is not permitted to access information on this PF. */
12768 #define MC_CMD_GET_CAPABILITIES_V3_OUT_ACCESS_NOT_PERMITTED 0xff
12769 /* enum: PF does not exist. */
12770 #define MC_CMD_GET_CAPABILITIES_V3_OUT_PF_NOT_PRESENT 0xfe
12771 /* enum: PF does exist but is not assigned to any external port. */
12772 #define MC_CMD_GET_CAPABILITIES_V3_OUT_PF_NOT_ASSIGNED 0xfd
12773 /* enum: This value indicates that PF is assigned, but it cannot be expressed
12774  * in this field. It is intended for a possible future situation where a more
12775  * complex scheme of PFs to ports mapping is being used. The future driver
12776  * should look for a new field supporting the new scheme. The current/old
12777  * driver should treat this value as PF_NOT_ASSIGNED.
12778  */
12779 #define MC_CMD_GET_CAPABILITIES_V3_OUT_INCOMPATIBLE_ASSIGNMENT 0xfc
12780 /* One byte per PF containing the number of its VFs, indexed by PF number. A
12781  * special value indicates that a PF is not present.
12782  */
12783 #define MC_CMD_GET_CAPABILITIES_V3_OUT_NUM_VFS_PER_PF_OFST 42
12784 #define MC_CMD_GET_CAPABILITIES_V3_OUT_NUM_VFS_PER_PF_LEN 1
12785 #define MC_CMD_GET_CAPABILITIES_V3_OUT_NUM_VFS_PER_PF_NUM 16
12786 /* enum: The caller is not permitted to access information on this PF. */
12787 /*               MC_CMD_GET_CAPABILITIES_V3_OUT_ACCESS_NOT_PERMITTED 0xff */
12788 /* enum: PF does not exist. */
12789 /*               MC_CMD_GET_CAPABILITIES_V3_OUT_PF_NOT_PRESENT 0xfe */
12790 /* Number of VIs available for each external port */
12791 #define MC_CMD_GET_CAPABILITIES_V3_OUT_NUM_VIS_PER_PORT_OFST 58
12792 #define MC_CMD_GET_CAPABILITIES_V3_OUT_NUM_VIS_PER_PORT_LEN 2
12793 #define MC_CMD_GET_CAPABILITIES_V3_OUT_NUM_VIS_PER_PORT_NUM 4
12794 /* Size of RX descriptor cache expressed as binary logarithm The actual size
12795  * equals (2 ^ RX_DESC_CACHE_SIZE)
12796  */
12797 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_DESC_CACHE_SIZE_OFST 66
12798 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_DESC_CACHE_SIZE_LEN 1
12799 /* Size of TX descriptor cache expressed as binary logarithm The actual size
12800  * equals (2 ^ TX_DESC_CACHE_SIZE)
12801  */
12802 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_DESC_CACHE_SIZE_OFST 67
12803 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_DESC_CACHE_SIZE_LEN 1
12804 /* Total number of available PIO buffers */
12805 #define MC_CMD_GET_CAPABILITIES_V3_OUT_NUM_PIO_BUFFS_OFST 68
12806 #define MC_CMD_GET_CAPABILITIES_V3_OUT_NUM_PIO_BUFFS_LEN 2
12807 /* Size of a single PIO buffer */
12808 #define MC_CMD_GET_CAPABILITIES_V3_OUT_SIZE_PIO_BUFF_OFST 70
12809 #define MC_CMD_GET_CAPABILITIES_V3_OUT_SIZE_PIO_BUFF_LEN 2
12810 /* On chips later than Medford the amount of address space assigned to each VI
12811  * is configurable. This is a global setting that the driver must query to
12812  * discover the VI to address mapping. Cut-through PIO (CTPIO) is not available
12813  * with 8k VI windows.
12814  */
12815 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VI_WINDOW_MODE_OFST 72
12816 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VI_WINDOW_MODE_LEN 1
12817 /* enum: Each VI occupies 8k as on Huntington and Medford. PIO is at offset 4k.
12818  * CTPIO is not mapped.
12819  */
12820 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VI_WINDOW_MODE_8K 0x0
12821 /* enum: Each VI occupies 16k. PIO is at offset 4k. CTPIO is at offset 12k. */
12822 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VI_WINDOW_MODE_16K 0x1
12823 /* enum: Each VI occupies 64k. PIO is at offset 4k. CTPIO is at offset 12k. */
12824 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VI_WINDOW_MODE_64K 0x2
12825 /* Number of vFIFOs per adapter that can be used for VFIFO Stuffing
12826  * (SF-115995-SW) in the present configuration of firmware and port mode.
12827  */
12828 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VFIFO_STUFFING_NUM_VFIFOS_OFST 73
12829 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VFIFO_STUFFING_NUM_VFIFOS_LEN 1
12830 /* Number of buffers per adapter that can be used for VFIFO Stuffing
12831  * (SF-115995-SW) in the present configuration of firmware and port mode.
12832  */
12833 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VFIFO_STUFFING_NUM_CP_BUFFERS_OFST 74
12834 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VFIFO_STUFFING_NUM_CP_BUFFERS_LEN 2
12835
12836 /* MC_CMD_GET_CAPABILITIES_V4_OUT msgresponse */
12837 #define MC_CMD_GET_CAPABILITIES_V4_OUT_LEN 78
12838 /* First word of flags. */
12839 #define MC_CMD_GET_CAPABILITIES_V4_OUT_FLAGS1_OFST 0
12840 #define MC_CMD_GET_CAPABILITIES_V4_OUT_FLAGS1_LEN 4
12841 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VPORT_RECONFIGURE_OFST 0
12842 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VPORT_RECONFIGURE_LBN 3
12843 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VPORT_RECONFIGURE_WIDTH 1
12844 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_STRIPING_OFST 0
12845 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_STRIPING_LBN 4
12846 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_STRIPING_WIDTH 1
12847 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VADAPTOR_QUERY_OFST 0
12848 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VADAPTOR_QUERY_LBN 5
12849 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VADAPTOR_QUERY_WIDTH 1
12850 #define MC_CMD_GET_CAPABILITIES_V4_OUT_EVB_PORT_VLAN_RESTRICT_OFST 0
12851 #define MC_CMD_GET_CAPABILITIES_V4_OUT_EVB_PORT_VLAN_RESTRICT_LBN 6
12852 #define MC_CMD_GET_CAPABILITIES_V4_OUT_EVB_PORT_VLAN_RESTRICT_WIDTH 1
12853 #define MC_CMD_GET_CAPABILITIES_V4_OUT_DRV_ATTACH_PREBOOT_OFST 0
12854 #define MC_CMD_GET_CAPABILITIES_V4_OUT_DRV_ATTACH_PREBOOT_LBN 7
12855 #define MC_CMD_GET_CAPABILITIES_V4_OUT_DRV_ATTACH_PREBOOT_WIDTH 1
12856 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_FORCE_EVENT_MERGING_OFST 0
12857 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_FORCE_EVENT_MERGING_LBN 8
12858 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_FORCE_EVENT_MERGING_WIDTH 1
12859 #define MC_CMD_GET_CAPABILITIES_V4_OUT_SET_MAC_ENHANCED_OFST 0
12860 #define MC_CMD_GET_CAPABILITIES_V4_OUT_SET_MAC_ENHANCED_LBN 9
12861 #define MC_CMD_GET_CAPABILITIES_V4_OUT_SET_MAC_ENHANCED_WIDTH 1
12862 #define MC_CMD_GET_CAPABILITIES_V4_OUT_UNKNOWN_UCAST_DST_FILTER_ALWAYS_MULTI_RECIPIENT_OFST 0
12863 #define MC_CMD_GET_CAPABILITIES_V4_OUT_UNKNOWN_UCAST_DST_FILTER_ALWAYS_MULTI_RECIPIENT_LBN 10
12864 #define MC_CMD_GET_CAPABILITIES_V4_OUT_UNKNOWN_UCAST_DST_FILTER_ALWAYS_MULTI_RECIPIENT_WIDTH 1
12865 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VADAPTOR_PERMIT_SET_MAC_WHEN_FILTERS_INSTALLED_OFST 0
12866 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VADAPTOR_PERMIT_SET_MAC_WHEN_FILTERS_INSTALLED_LBN 11
12867 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VADAPTOR_PERMIT_SET_MAC_WHEN_FILTERS_INSTALLED_WIDTH 1
12868 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_MAC_SECURITY_FILTERING_OFST 0
12869 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_MAC_SECURITY_FILTERING_LBN 12
12870 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_MAC_SECURITY_FILTERING_WIDTH 1
12871 #define MC_CMD_GET_CAPABILITIES_V4_OUT_ADDITIONAL_RSS_MODES_OFST 0
12872 #define MC_CMD_GET_CAPABILITIES_V4_OUT_ADDITIONAL_RSS_MODES_LBN 13
12873 #define MC_CMD_GET_CAPABILITIES_V4_OUT_ADDITIONAL_RSS_MODES_WIDTH 1
12874 #define MC_CMD_GET_CAPABILITIES_V4_OUT_QBB_OFST 0
12875 #define MC_CMD_GET_CAPABILITIES_V4_OUT_QBB_LBN 14
12876 #define MC_CMD_GET_CAPABILITIES_V4_OUT_QBB_WIDTH 1
12877 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_PACKED_STREAM_VAR_BUFFERS_OFST 0
12878 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_PACKED_STREAM_VAR_BUFFERS_LBN 15
12879 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_PACKED_STREAM_VAR_BUFFERS_WIDTH 1
12880 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_RSS_LIMITED_OFST 0
12881 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_RSS_LIMITED_LBN 16
12882 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_RSS_LIMITED_WIDTH 1
12883 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_PACKED_STREAM_OFST 0
12884 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_PACKED_STREAM_LBN 17
12885 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_PACKED_STREAM_WIDTH 1
12886 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_INCLUDE_FCS_OFST 0
12887 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_INCLUDE_FCS_LBN 18
12888 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_INCLUDE_FCS_WIDTH 1
12889 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_VLAN_INSERTION_OFST 0
12890 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_VLAN_INSERTION_LBN 19
12891 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_VLAN_INSERTION_WIDTH 1
12892 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_VLAN_STRIPPING_OFST 0
12893 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_VLAN_STRIPPING_LBN 20
12894 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_VLAN_STRIPPING_WIDTH 1
12895 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_TSO_OFST 0
12896 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_TSO_LBN 21
12897 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_TSO_WIDTH 1
12898 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_PREFIX_LEN_0_OFST 0
12899 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_PREFIX_LEN_0_LBN 22
12900 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_PREFIX_LEN_0_WIDTH 1
12901 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_PREFIX_LEN_14_OFST 0
12902 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_PREFIX_LEN_14_LBN 23
12903 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_PREFIX_LEN_14_WIDTH 1
12904 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_TIMESTAMP_OFST 0
12905 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_TIMESTAMP_LBN 24
12906 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_TIMESTAMP_WIDTH 1
12907 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_BATCHING_OFST 0
12908 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_BATCHING_LBN 25
12909 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_BATCHING_WIDTH 1
12910 #define MC_CMD_GET_CAPABILITIES_V4_OUT_MCAST_FILTER_CHAINING_OFST 0
12911 #define MC_CMD_GET_CAPABILITIES_V4_OUT_MCAST_FILTER_CHAINING_LBN 26
12912 #define MC_CMD_GET_CAPABILITIES_V4_OUT_MCAST_FILTER_CHAINING_WIDTH 1
12913 #define MC_CMD_GET_CAPABILITIES_V4_OUT_PM_AND_RXDP_COUNTERS_OFST 0
12914 #define MC_CMD_GET_CAPABILITIES_V4_OUT_PM_AND_RXDP_COUNTERS_LBN 27
12915 #define MC_CMD_GET_CAPABILITIES_V4_OUT_PM_AND_RXDP_COUNTERS_WIDTH 1
12916 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_DISABLE_SCATTER_OFST 0
12917 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_DISABLE_SCATTER_LBN 28
12918 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_DISABLE_SCATTER_WIDTH 1
12919 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_MCAST_UDP_LOOPBACK_OFST 0
12920 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_MCAST_UDP_LOOPBACK_LBN 29
12921 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_MCAST_UDP_LOOPBACK_WIDTH 1
12922 #define MC_CMD_GET_CAPABILITIES_V4_OUT_EVB_OFST 0
12923 #define MC_CMD_GET_CAPABILITIES_V4_OUT_EVB_LBN 30
12924 #define MC_CMD_GET_CAPABILITIES_V4_OUT_EVB_WIDTH 1
12925 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VXLAN_NVGRE_OFST 0
12926 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VXLAN_NVGRE_LBN 31
12927 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VXLAN_NVGRE_WIDTH 1
12928 /* RxDPCPU firmware id. */
12929 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_DPCPU_FW_ID_OFST 4
12930 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_DPCPU_FW_ID_LEN 2
12931 /* enum: Standard RXDP firmware */
12932 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXDP 0x0
12933 /* enum: Low latency RXDP firmware */
12934 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXDP_LOW_LATENCY 0x1
12935 /* enum: Packed stream RXDP firmware */
12936 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXDP_PACKED_STREAM 0x2
12937 /* enum: Rules engine RXDP firmware */
12938 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXDP_RULES_ENGINE 0x5
12939 /* enum: DPDK RXDP firmware */
12940 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXDP_DPDK 0x6
12941 /* enum: BIST RXDP firmware */
12942 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXDP_BIST 0x10a
12943 /* enum: RXDP Test firmware image 1 */
12944 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXDP_TEST_FW_TO_MC_CUT_THROUGH 0x101
12945 /* enum: RXDP Test firmware image 2 */
12946 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXDP_TEST_FW_TO_MC_STORE_FORWARD 0x102
12947 /* enum: RXDP Test firmware image 3 */
12948 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXDP_TEST_FW_TO_MC_STORE_FORWARD_FIRST 0x103
12949 /* enum: RXDP Test firmware image 4 */
12950 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXDP_TEST_EVERY_EVENT_BATCHABLE 0x104
12951 /* enum: RXDP Test firmware image 5 */
12952 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXDP_TEST_BACKPRESSURE 0x105
12953 /* enum: RXDP Test firmware image 6 */
12954 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXDP_TEST_FW_PACKET_EDITS 0x106
12955 /* enum: RXDP Test firmware image 7 */
12956 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXDP_TEST_FW_RX_HDR_SPLIT 0x107
12957 /* enum: RXDP Test firmware image 8 */
12958 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXDP_TEST_FW_DISABLE_DL 0x108
12959 /* enum: RXDP Test firmware image 9 */
12960 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXDP_TEST_FW_DOORBELL_DELAY 0x10b
12961 /* enum: RXDP Test firmware image 10 */
12962 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXDP_TEST_FW_SLOW 0x10c
12963 /* TxDPCPU firmware id. */
12964 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_DPCPU_FW_ID_OFST 6
12965 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_DPCPU_FW_ID_LEN 2
12966 /* enum: Standard TXDP firmware */
12967 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXDP 0x0
12968 /* enum: Low latency TXDP firmware */
12969 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXDP_LOW_LATENCY 0x1
12970 /* enum: High packet rate TXDP firmware */
12971 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXDP_HIGH_PACKET_RATE 0x3
12972 /* enum: Rules engine TXDP firmware */
12973 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXDP_RULES_ENGINE 0x5
12974 /* enum: DPDK TXDP firmware */
12975 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXDP_DPDK 0x6
12976 /* enum: BIST TXDP firmware */
12977 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXDP_BIST 0x12d
12978 /* enum: TXDP Test firmware image 1 */
12979 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXDP_TEST_FW_TSO_EDIT 0x101
12980 /* enum: TXDP Test firmware image 2 */
12981 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXDP_TEST_FW_PACKET_EDITS 0x102
12982 /* enum: TXDP CSR bus test firmware */
12983 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXDP_TEST_FW_CSR 0x103
12984 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_VERSION_OFST 8
12985 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_VERSION_LEN 2
12986 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_VERSION_REV_OFST 8
12987 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_VERSION_REV_LBN 0
12988 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_VERSION_REV_WIDTH 12
12989 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_VERSION_TYPE_OFST 8
12990 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_VERSION_TYPE_LBN 12
12991 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_VERSION_TYPE_WIDTH 4
12992 /* enum: reserved value - do not use (may indicate alternative interpretation
12993  * of REV field in future)
12994  */
12995 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_TYPE_RESERVED 0x0
12996 /* enum: Trivial RX PD firmware for early Huntington development (Huntington
12997  * development only)
12998  */
12999 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_TYPE_FIRST_PKT 0x1
13000 /* enum: RX PD firmware for telemetry prototyping (Medford2 development only)
13001  */
13002 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_TYPE_TESTFW_TELEMETRY 0x1
13003 /* enum: RX PD firmware with approximately Siena-compatible behaviour
13004  * (Huntington development only)
13005  */
13006 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_TYPE_SIENA_COMPAT 0x2
13007 /* enum: Full featured RX PD production firmware */
13008 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_TYPE_FULL_FEATURED 0x3
13009 /* enum: (deprecated original name for the FULL_FEATURED variant) */
13010 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_TYPE_VSWITCH 0x3
13011 /* enum: siena_compat variant RX PD firmware using PM rather than MAC
13012  * (Huntington development only)
13013  */
13014 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_TYPE_SIENA_COMPAT_PM 0x4
13015 /* enum: Low latency RX PD production firmware */
13016 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_TYPE_LOW_LATENCY 0x5
13017 /* enum: Packed stream RX PD production firmware */
13018 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_TYPE_PACKED_STREAM 0x6
13019 /* enum: RX PD firmware handling layer 2 only for high packet rate performance
13020  * tests (Medford development only)
13021  */
13022 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_TYPE_LAYER2_PERF 0x7
13023 /* enum: Rules engine RX PD production firmware */
13024 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_TYPE_RULES_ENGINE 0x8
13025 /* enum: Custom firmware variant (see SF-119495-PD and bug69716) */
13026 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_TYPE_L3XUDP 0x9
13027 /* enum: DPDK RX PD production firmware */
13028 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_TYPE_DPDK 0xa
13029 /* enum: RX PD firmware for GUE parsing prototype (Medford development only) */
13030 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_TYPE_TESTFW_GUE_PROTOTYPE 0xe
13031 /* enum: RX PD firmware parsing but not filtering network overlay tunnel
13032  * encapsulations (Medford development only)
13033  */
13034 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_TYPE_TESTFW_ENCAP_PARSING_ONLY 0xf
13035 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_VERSION_OFST 10
13036 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_VERSION_LEN 2
13037 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_VERSION_REV_OFST 10
13038 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_VERSION_REV_LBN 0
13039 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_VERSION_REV_WIDTH 12
13040 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_VERSION_TYPE_OFST 10
13041 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_VERSION_TYPE_LBN 12
13042 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_VERSION_TYPE_WIDTH 4
13043 /* enum: reserved value - do not use (may indicate alternative interpretation
13044  * of REV field in future)
13045  */
13046 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_TYPE_RESERVED 0x0
13047 /* enum: Trivial TX PD firmware for early Huntington development (Huntington
13048  * development only)
13049  */
13050 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_TYPE_FIRST_PKT 0x1
13051 /* enum: TX PD firmware for telemetry prototyping (Medford2 development only)
13052  */
13053 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_TYPE_TESTFW_TELEMETRY 0x1
13054 /* enum: TX PD firmware with approximately Siena-compatible behaviour
13055  * (Huntington development only)
13056  */
13057 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_TYPE_SIENA_COMPAT 0x2
13058 /* enum: Full featured TX PD production firmware */
13059 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_TYPE_FULL_FEATURED 0x3
13060 /* enum: (deprecated original name for the FULL_FEATURED variant) */
13061 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_TYPE_VSWITCH 0x3
13062 /* enum: siena_compat variant TX PD firmware using PM rather than MAC
13063  * (Huntington development only)
13064  */
13065 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_TYPE_SIENA_COMPAT_PM 0x4
13066 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_TYPE_LOW_LATENCY 0x5 /* enum */
13067 /* enum: TX PD firmware handling layer 2 only for high packet rate performance
13068  * tests (Medford development only)
13069  */
13070 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_TYPE_LAYER2_PERF 0x7
13071 /* enum: Rules engine TX PD production firmware */
13072 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_TYPE_RULES_ENGINE 0x8
13073 /* enum: Custom firmware variant (see SF-119495-PD and bug69716) */
13074 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_TYPE_L3XUDP 0x9
13075 /* enum: DPDK TX PD production firmware */
13076 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_TYPE_DPDK 0xa
13077 /* enum: RX PD firmware for GUE parsing prototype (Medford development only) */
13078 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_TYPE_TESTFW_GUE_PROTOTYPE 0xe
13079 /* Hardware capabilities of NIC */
13080 #define MC_CMD_GET_CAPABILITIES_V4_OUT_HW_CAPABILITIES_OFST 12
13081 #define MC_CMD_GET_CAPABILITIES_V4_OUT_HW_CAPABILITIES_LEN 4
13082 /* Licensed capabilities */
13083 #define MC_CMD_GET_CAPABILITIES_V4_OUT_LICENSE_CAPABILITIES_OFST 16
13084 #define MC_CMD_GET_CAPABILITIES_V4_OUT_LICENSE_CAPABILITIES_LEN 4
13085 /* Second word of flags. Not present on older firmware (check the length). */
13086 #define MC_CMD_GET_CAPABILITIES_V4_OUT_FLAGS2_OFST 20
13087 #define MC_CMD_GET_CAPABILITIES_V4_OUT_FLAGS2_LEN 4
13088 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_TSO_V2_OFST 20
13089 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_TSO_V2_LBN 0
13090 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_TSO_V2_WIDTH 1
13091 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_TSO_V2_ENCAP_OFST 20
13092 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_TSO_V2_ENCAP_LBN 1
13093 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_TSO_V2_ENCAP_WIDTH 1
13094 #define MC_CMD_GET_CAPABILITIES_V4_OUT_EVQ_TIMER_CTRL_OFST 20
13095 #define MC_CMD_GET_CAPABILITIES_V4_OUT_EVQ_TIMER_CTRL_LBN 2
13096 #define MC_CMD_GET_CAPABILITIES_V4_OUT_EVQ_TIMER_CTRL_WIDTH 1
13097 #define MC_CMD_GET_CAPABILITIES_V4_OUT_EVENT_CUT_THROUGH_OFST 20
13098 #define MC_CMD_GET_CAPABILITIES_V4_OUT_EVENT_CUT_THROUGH_LBN 3
13099 #define MC_CMD_GET_CAPABILITIES_V4_OUT_EVENT_CUT_THROUGH_WIDTH 1
13100 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_CUT_THROUGH_OFST 20
13101 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_CUT_THROUGH_LBN 4
13102 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_CUT_THROUGH_WIDTH 1
13103 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_VFIFO_ULL_MODE_OFST 20
13104 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_VFIFO_ULL_MODE_LBN 5
13105 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_VFIFO_ULL_MODE_WIDTH 1
13106 #define MC_CMD_GET_CAPABILITIES_V4_OUT_MAC_STATS_40G_TX_SIZE_BINS_OFST 20
13107 #define MC_CMD_GET_CAPABILITIES_V4_OUT_MAC_STATS_40G_TX_SIZE_BINS_LBN 6
13108 #define MC_CMD_GET_CAPABILITIES_V4_OUT_MAC_STATS_40G_TX_SIZE_BINS_WIDTH 1
13109 #define MC_CMD_GET_CAPABILITIES_V4_OUT_INIT_EVQ_TYPE_SUPPORTED_OFST 20
13110 #define MC_CMD_GET_CAPABILITIES_V4_OUT_INIT_EVQ_TYPE_SUPPORTED_LBN 7
13111 #define MC_CMD_GET_CAPABILITIES_V4_OUT_INIT_EVQ_TYPE_SUPPORTED_WIDTH 1
13112 #define MC_CMD_GET_CAPABILITIES_V4_OUT_INIT_EVQ_V2_OFST 20
13113 #define MC_CMD_GET_CAPABILITIES_V4_OUT_INIT_EVQ_V2_LBN 7
13114 #define MC_CMD_GET_CAPABILITIES_V4_OUT_INIT_EVQ_V2_WIDTH 1
13115 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_MAC_TIMESTAMPING_OFST 20
13116 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_MAC_TIMESTAMPING_LBN 8
13117 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_MAC_TIMESTAMPING_WIDTH 1
13118 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_TIMESTAMP_OFST 20
13119 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_TIMESTAMP_LBN 9
13120 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_TIMESTAMP_WIDTH 1
13121 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_SNIFF_OFST 20
13122 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_SNIFF_LBN 10
13123 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_SNIFF_WIDTH 1
13124 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_SNIFF_OFST 20
13125 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_SNIFF_LBN 11
13126 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_SNIFF_WIDTH 1
13127 #define MC_CMD_GET_CAPABILITIES_V4_OUT_NVRAM_UPDATE_REPORT_VERIFY_RESULT_OFST 20
13128 #define MC_CMD_GET_CAPABILITIES_V4_OUT_NVRAM_UPDATE_REPORT_VERIFY_RESULT_LBN 12
13129 #define MC_CMD_GET_CAPABILITIES_V4_OUT_NVRAM_UPDATE_REPORT_VERIFY_RESULT_WIDTH 1
13130 #define MC_CMD_GET_CAPABILITIES_V4_OUT_MCDI_BACKGROUND_OFST 20
13131 #define MC_CMD_GET_CAPABILITIES_V4_OUT_MCDI_BACKGROUND_LBN 13
13132 #define MC_CMD_GET_CAPABILITIES_V4_OUT_MCDI_BACKGROUND_WIDTH 1
13133 #define MC_CMD_GET_CAPABILITIES_V4_OUT_MCDI_DB_RETURN_OFST 20
13134 #define MC_CMD_GET_CAPABILITIES_V4_OUT_MCDI_DB_RETURN_LBN 14
13135 #define MC_CMD_GET_CAPABILITIES_V4_OUT_MCDI_DB_RETURN_WIDTH 1
13136 #define MC_CMD_GET_CAPABILITIES_V4_OUT_CTPIO_OFST 20
13137 #define MC_CMD_GET_CAPABILITIES_V4_OUT_CTPIO_LBN 15
13138 #define MC_CMD_GET_CAPABILITIES_V4_OUT_CTPIO_WIDTH 1
13139 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TSA_SUPPORT_OFST 20
13140 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TSA_SUPPORT_LBN 16
13141 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TSA_SUPPORT_WIDTH 1
13142 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TSA_BOUND_OFST 20
13143 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TSA_BOUND_LBN 17
13144 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TSA_BOUND_WIDTH 1
13145 #define MC_CMD_GET_CAPABILITIES_V4_OUT_SF_ADAPTER_AUTHENTICATION_OFST 20
13146 #define MC_CMD_GET_CAPABILITIES_V4_OUT_SF_ADAPTER_AUTHENTICATION_LBN 18
13147 #define MC_CMD_GET_CAPABILITIES_V4_OUT_SF_ADAPTER_AUTHENTICATION_WIDTH 1
13148 #define MC_CMD_GET_CAPABILITIES_V4_OUT_FILTER_ACTION_FLAG_OFST 20
13149 #define MC_CMD_GET_CAPABILITIES_V4_OUT_FILTER_ACTION_FLAG_LBN 19
13150 #define MC_CMD_GET_CAPABILITIES_V4_OUT_FILTER_ACTION_FLAG_WIDTH 1
13151 #define MC_CMD_GET_CAPABILITIES_V4_OUT_FILTER_ACTION_MARK_OFST 20
13152 #define MC_CMD_GET_CAPABILITIES_V4_OUT_FILTER_ACTION_MARK_LBN 20
13153 #define MC_CMD_GET_CAPABILITIES_V4_OUT_FILTER_ACTION_MARK_WIDTH 1
13154 #define MC_CMD_GET_CAPABILITIES_V4_OUT_EQUAL_STRIDE_SUPER_BUFFER_OFST 20
13155 #define MC_CMD_GET_CAPABILITIES_V4_OUT_EQUAL_STRIDE_SUPER_BUFFER_LBN 21
13156 #define MC_CMD_GET_CAPABILITIES_V4_OUT_EQUAL_STRIDE_SUPER_BUFFER_WIDTH 1
13157 #define MC_CMD_GET_CAPABILITIES_V4_OUT_EQUAL_STRIDE_PACKED_STREAM_OFST 20
13158 #define MC_CMD_GET_CAPABILITIES_V4_OUT_EQUAL_STRIDE_PACKED_STREAM_LBN 21
13159 #define MC_CMD_GET_CAPABILITIES_V4_OUT_EQUAL_STRIDE_PACKED_STREAM_WIDTH 1
13160 #define MC_CMD_GET_CAPABILITIES_V4_OUT_L3XUDP_SUPPORT_OFST 20
13161 #define MC_CMD_GET_CAPABILITIES_V4_OUT_L3XUDP_SUPPORT_LBN 22
13162 #define MC_CMD_GET_CAPABILITIES_V4_OUT_L3XUDP_SUPPORT_WIDTH 1
13163 #define MC_CMD_GET_CAPABILITIES_V4_OUT_FW_SUBVARIANT_NO_TX_CSUM_OFST 20
13164 #define MC_CMD_GET_CAPABILITIES_V4_OUT_FW_SUBVARIANT_NO_TX_CSUM_LBN 23
13165 #define MC_CMD_GET_CAPABILITIES_V4_OUT_FW_SUBVARIANT_NO_TX_CSUM_WIDTH 1
13166 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VI_SPREADING_OFST 20
13167 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VI_SPREADING_LBN 24
13168 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VI_SPREADING_WIDTH 1
13169 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXDP_HLB_IDLE_OFST 20
13170 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXDP_HLB_IDLE_LBN 25
13171 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXDP_HLB_IDLE_WIDTH 1
13172 #define MC_CMD_GET_CAPABILITIES_V4_OUT_INIT_RXQ_NO_CONT_EV_OFST 20
13173 #define MC_CMD_GET_CAPABILITIES_V4_OUT_INIT_RXQ_NO_CONT_EV_LBN 26
13174 #define MC_CMD_GET_CAPABILITIES_V4_OUT_INIT_RXQ_NO_CONT_EV_WIDTH 1
13175 #define MC_CMD_GET_CAPABILITIES_V4_OUT_INIT_RXQ_WITH_BUFFER_SIZE_OFST 20
13176 #define MC_CMD_GET_CAPABILITIES_V4_OUT_INIT_RXQ_WITH_BUFFER_SIZE_LBN 27
13177 #define MC_CMD_GET_CAPABILITIES_V4_OUT_INIT_RXQ_WITH_BUFFER_SIZE_WIDTH 1
13178 #define MC_CMD_GET_CAPABILITIES_V4_OUT_BUNDLE_UPDATE_OFST 20
13179 #define MC_CMD_GET_CAPABILITIES_V4_OUT_BUNDLE_UPDATE_LBN 28
13180 #define MC_CMD_GET_CAPABILITIES_V4_OUT_BUNDLE_UPDATE_WIDTH 1
13181 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_TSO_V3_OFST 20
13182 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_TSO_V3_LBN 29
13183 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_TSO_V3_WIDTH 1
13184 #define MC_CMD_GET_CAPABILITIES_V4_OUT_DYNAMIC_SENSORS_OFST 20
13185 #define MC_CMD_GET_CAPABILITIES_V4_OUT_DYNAMIC_SENSORS_LBN 30
13186 #define MC_CMD_GET_CAPABILITIES_V4_OUT_DYNAMIC_SENSORS_WIDTH 1
13187 #define MC_CMD_GET_CAPABILITIES_V4_OUT_NVRAM_UPDATE_POLL_VERIFY_RESULT_OFST 20
13188 #define MC_CMD_GET_CAPABILITIES_V4_OUT_NVRAM_UPDATE_POLL_VERIFY_RESULT_LBN 31
13189 #define MC_CMD_GET_CAPABILITIES_V4_OUT_NVRAM_UPDATE_POLL_VERIFY_RESULT_WIDTH 1
13190 /* Number of FATSOv2 contexts per datapath supported by this NIC (when
13191  * TX_TSO_V2 == 1). Not present on older firmware (check the length).
13192  */
13193 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_TSO_V2_N_CONTEXTS_OFST 24
13194 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_TSO_V2_N_CONTEXTS_LEN 2
13195 /* One byte per PF containing the number of the external port assigned to this
13196  * PF, indexed by PF number. Special values indicate that a PF is either not
13197  * present or not assigned.
13198  */
13199 #define MC_CMD_GET_CAPABILITIES_V4_OUT_PFS_TO_PORTS_ASSIGNMENT_OFST 26
13200 #define MC_CMD_GET_CAPABILITIES_V4_OUT_PFS_TO_PORTS_ASSIGNMENT_LEN 1
13201 #define MC_CMD_GET_CAPABILITIES_V4_OUT_PFS_TO_PORTS_ASSIGNMENT_NUM 16
13202 /* enum: The caller is not permitted to access information on this PF. */
13203 #define MC_CMD_GET_CAPABILITIES_V4_OUT_ACCESS_NOT_PERMITTED 0xff
13204 /* enum: PF does not exist. */
13205 #define MC_CMD_GET_CAPABILITIES_V4_OUT_PF_NOT_PRESENT 0xfe
13206 /* enum: PF does exist but is not assigned to any external port. */
13207 #define MC_CMD_GET_CAPABILITIES_V4_OUT_PF_NOT_ASSIGNED 0xfd
13208 /* enum: This value indicates that PF is assigned, but it cannot be expressed
13209  * in this field. It is intended for a possible future situation where a more
13210  * complex scheme of PFs to ports mapping is being used. The future driver
13211  * should look for a new field supporting the new scheme. The current/old
13212  * driver should treat this value as PF_NOT_ASSIGNED.
13213  */
13214 #define MC_CMD_GET_CAPABILITIES_V4_OUT_INCOMPATIBLE_ASSIGNMENT 0xfc
13215 /* One byte per PF containing the number of its VFs, indexed by PF number. A
13216  * special value indicates that a PF is not present.
13217  */
13218 #define MC_CMD_GET_CAPABILITIES_V4_OUT_NUM_VFS_PER_PF_OFST 42
13219 #define MC_CMD_GET_CAPABILITIES_V4_OUT_NUM_VFS_PER_PF_LEN 1
13220 #define MC_CMD_GET_CAPABILITIES_V4_OUT_NUM_VFS_PER_PF_NUM 16
13221 /* enum: The caller is not permitted to access information on this PF. */
13222 /*               MC_CMD_GET_CAPABILITIES_V4_OUT_ACCESS_NOT_PERMITTED 0xff */
13223 /* enum: PF does not exist. */
13224 /*               MC_CMD_GET_CAPABILITIES_V4_OUT_PF_NOT_PRESENT 0xfe */
13225 /* Number of VIs available for each external port */
13226 #define MC_CMD_GET_CAPABILITIES_V4_OUT_NUM_VIS_PER_PORT_OFST 58
13227 #define MC_CMD_GET_CAPABILITIES_V4_OUT_NUM_VIS_PER_PORT_LEN 2
13228 #define MC_CMD_GET_CAPABILITIES_V4_OUT_NUM_VIS_PER_PORT_NUM 4
13229 /* Size of RX descriptor cache expressed as binary logarithm The actual size
13230  * equals (2 ^ RX_DESC_CACHE_SIZE)
13231  */
13232 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_DESC_CACHE_SIZE_OFST 66
13233 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_DESC_CACHE_SIZE_LEN 1
13234 /* Size of TX descriptor cache expressed as binary logarithm The actual size
13235  * equals (2 ^ TX_DESC_CACHE_SIZE)
13236  */
13237 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_DESC_CACHE_SIZE_OFST 67
13238 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_DESC_CACHE_SIZE_LEN 1
13239 /* Total number of available PIO buffers */
13240 #define MC_CMD_GET_CAPABILITIES_V4_OUT_NUM_PIO_BUFFS_OFST 68
13241 #define MC_CMD_GET_CAPABILITIES_V4_OUT_NUM_PIO_BUFFS_LEN 2
13242 /* Size of a single PIO buffer */
13243 #define MC_CMD_GET_CAPABILITIES_V4_OUT_SIZE_PIO_BUFF_OFST 70
13244 #define MC_CMD_GET_CAPABILITIES_V4_OUT_SIZE_PIO_BUFF_LEN 2
13245 /* On chips later than Medford the amount of address space assigned to each VI
13246  * is configurable. This is a global setting that the driver must query to
13247  * discover the VI to address mapping. Cut-through PIO (CTPIO) is not available
13248  * with 8k VI windows.
13249  */
13250 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VI_WINDOW_MODE_OFST 72
13251 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VI_WINDOW_MODE_LEN 1
13252 /* enum: Each VI occupies 8k as on Huntington and Medford. PIO is at offset 4k.
13253  * CTPIO is not mapped.
13254  */
13255 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VI_WINDOW_MODE_8K 0x0
13256 /* enum: Each VI occupies 16k. PIO is at offset 4k. CTPIO is at offset 12k. */
13257 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VI_WINDOW_MODE_16K 0x1
13258 /* enum: Each VI occupies 64k. PIO is at offset 4k. CTPIO is at offset 12k. */
13259 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VI_WINDOW_MODE_64K 0x2
13260 /* Number of vFIFOs per adapter that can be used for VFIFO Stuffing
13261  * (SF-115995-SW) in the present configuration of firmware and port mode.
13262  */
13263 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VFIFO_STUFFING_NUM_VFIFOS_OFST 73
13264 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VFIFO_STUFFING_NUM_VFIFOS_LEN 1
13265 /* Number of buffers per adapter that can be used for VFIFO Stuffing
13266  * (SF-115995-SW) in the present configuration of firmware and port mode.
13267  */
13268 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VFIFO_STUFFING_NUM_CP_BUFFERS_OFST 74
13269 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VFIFO_STUFFING_NUM_CP_BUFFERS_LEN 2
13270 /* Entry count in the MAC stats array, including the final GENERATION_END
13271  * entry. For MAC stats DMA, drivers should allocate a buffer large enough to
13272  * hold at least this many 64-bit stats values, if they wish to receive all
13273  * available stats. If the buffer is shorter than MAC_STATS_NUM_STATS * 8, the
13274  * stats array returned will be truncated.
13275  */
13276 #define MC_CMD_GET_CAPABILITIES_V4_OUT_MAC_STATS_NUM_STATS_OFST 76
13277 #define MC_CMD_GET_CAPABILITIES_V4_OUT_MAC_STATS_NUM_STATS_LEN 2
13278
13279 /* MC_CMD_GET_CAPABILITIES_V5_OUT msgresponse */
13280 #define MC_CMD_GET_CAPABILITIES_V5_OUT_LEN 84
13281 /* First word of flags. */
13282 #define MC_CMD_GET_CAPABILITIES_V5_OUT_FLAGS1_OFST 0
13283 #define MC_CMD_GET_CAPABILITIES_V5_OUT_FLAGS1_LEN 4
13284 #define MC_CMD_GET_CAPABILITIES_V5_OUT_VPORT_RECONFIGURE_OFST 0
13285 #define MC_CMD_GET_CAPABILITIES_V5_OUT_VPORT_RECONFIGURE_LBN 3
13286 #define MC_CMD_GET_CAPABILITIES_V5_OUT_VPORT_RECONFIGURE_WIDTH 1
13287 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_STRIPING_OFST 0
13288 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_STRIPING_LBN 4
13289 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_STRIPING_WIDTH 1
13290 #define MC_CMD_GET_CAPABILITIES_V5_OUT_VADAPTOR_QUERY_OFST 0
13291 #define MC_CMD_GET_CAPABILITIES_V5_OUT_VADAPTOR_QUERY_LBN 5
13292 #define MC_CMD_GET_CAPABILITIES_V5_OUT_VADAPTOR_QUERY_WIDTH 1
13293 #define MC_CMD_GET_CAPABILITIES_V5_OUT_EVB_PORT_VLAN_RESTRICT_OFST 0
13294 #define MC_CMD_GET_CAPABILITIES_V5_OUT_EVB_PORT_VLAN_RESTRICT_LBN 6
13295 #define MC_CMD_GET_CAPABILITIES_V5_OUT_EVB_PORT_VLAN_RESTRICT_WIDTH 1
13296 #define MC_CMD_GET_CAPABILITIES_V5_OUT_DRV_ATTACH_PREBOOT_OFST 0
13297 #define MC_CMD_GET_CAPABILITIES_V5_OUT_DRV_ATTACH_PREBOOT_LBN 7
13298 #define MC_CMD_GET_CAPABILITIES_V5_OUT_DRV_ATTACH_PREBOOT_WIDTH 1
13299 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_FORCE_EVENT_MERGING_OFST 0
13300 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_FORCE_EVENT_MERGING_LBN 8
13301 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_FORCE_EVENT_MERGING_WIDTH 1
13302 #define MC_CMD_GET_CAPABILITIES_V5_OUT_SET_MAC_ENHANCED_OFST 0
13303 #define MC_CMD_GET_CAPABILITIES_V5_OUT_SET_MAC_ENHANCED_LBN 9
13304 #define MC_CMD_GET_CAPABILITIES_V5_OUT_SET_MAC_ENHANCED_WIDTH 1
13305 #define MC_CMD_GET_CAPABILITIES_V5_OUT_UNKNOWN_UCAST_DST_FILTER_ALWAYS_MULTI_RECIPIENT_OFST 0
13306 #define MC_CMD_GET_CAPABILITIES_V5_OUT_UNKNOWN_UCAST_DST_FILTER_ALWAYS_MULTI_RECIPIENT_LBN 10
13307 #define MC_CMD_GET_CAPABILITIES_V5_OUT_UNKNOWN_UCAST_DST_FILTER_ALWAYS_MULTI_RECIPIENT_WIDTH 1
13308 #define MC_CMD_GET_CAPABILITIES_V5_OUT_VADAPTOR_PERMIT_SET_MAC_WHEN_FILTERS_INSTALLED_OFST 0
13309 #define MC_CMD_GET_CAPABILITIES_V5_OUT_VADAPTOR_PERMIT_SET_MAC_WHEN_FILTERS_INSTALLED_LBN 11
13310 #define MC_CMD_GET_CAPABILITIES_V5_OUT_VADAPTOR_PERMIT_SET_MAC_WHEN_FILTERS_INSTALLED_WIDTH 1
13311 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_MAC_SECURITY_FILTERING_OFST 0
13312 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_MAC_SECURITY_FILTERING_LBN 12
13313 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_MAC_SECURITY_FILTERING_WIDTH 1
13314 #define MC_CMD_GET_CAPABILITIES_V5_OUT_ADDITIONAL_RSS_MODES_OFST 0
13315 #define MC_CMD_GET_CAPABILITIES_V5_OUT_ADDITIONAL_RSS_MODES_LBN 13
13316 #define MC_CMD_GET_CAPABILITIES_V5_OUT_ADDITIONAL_RSS_MODES_WIDTH 1
13317 #define MC_CMD_GET_CAPABILITIES_V5_OUT_QBB_OFST 0
13318 #define MC_CMD_GET_CAPABILITIES_V5_OUT_QBB_LBN 14
13319 #define MC_CMD_GET_CAPABILITIES_V5_OUT_QBB_WIDTH 1
13320 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_PACKED_STREAM_VAR_BUFFERS_OFST 0
13321 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_PACKED_STREAM_VAR_BUFFERS_LBN 15
13322 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_PACKED_STREAM_VAR_BUFFERS_WIDTH 1
13323 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_RSS_LIMITED_OFST 0
13324 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_RSS_LIMITED_LBN 16
13325 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_RSS_LIMITED_WIDTH 1
13326 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_PACKED_STREAM_OFST 0
13327 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_PACKED_STREAM_LBN 17
13328 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_PACKED_STREAM_WIDTH 1
13329 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_INCLUDE_FCS_OFST 0
13330 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_INCLUDE_FCS_LBN 18
13331 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_INCLUDE_FCS_WIDTH 1
13332 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_VLAN_INSERTION_OFST 0
13333 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_VLAN_INSERTION_LBN 19
13334 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_VLAN_INSERTION_WIDTH 1
13335 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_VLAN_STRIPPING_OFST 0
13336 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_VLAN_STRIPPING_LBN 20
13337 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_VLAN_STRIPPING_WIDTH 1
13338 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_TSO_OFST 0
13339 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_TSO_LBN 21
13340 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_TSO_WIDTH 1
13341 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_PREFIX_LEN_0_OFST 0
13342 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_PREFIX_LEN_0_LBN 22
13343 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_PREFIX_LEN_0_WIDTH 1
13344 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_PREFIX_LEN_14_OFST 0
13345 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_PREFIX_LEN_14_LBN 23
13346 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_PREFIX_LEN_14_WIDTH 1
13347 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_TIMESTAMP_OFST 0
13348 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_TIMESTAMP_LBN 24
13349 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_TIMESTAMP_WIDTH 1
13350 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_BATCHING_OFST 0
13351 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_BATCHING_LBN 25
13352 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_BATCHING_WIDTH 1
13353 #define MC_CMD_GET_CAPABILITIES_V5_OUT_MCAST_FILTER_CHAINING_OFST 0
13354 #define MC_CMD_GET_CAPABILITIES_V5_OUT_MCAST_FILTER_CHAINING_LBN 26
13355 #define MC_CMD_GET_CAPABILITIES_V5_OUT_MCAST_FILTER_CHAINING_WIDTH 1
13356 #define MC_CMD_GET_CAPABILITIES_V5_OUT_PM_AND_RXDP_COUNTERS_OFST 0
13357 #define MC_CMD_GET_CAPABILITIES_V5_OUT_PM_AND_RXDP_COUNTERS_LBN 27
13358 #define MC_CMD_GET_CAPABILITIES_V5_OUT_PM_AND_RXDP_COUNTERS_WIDTH 1
13359 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_DISABLE_SCATTER_OFST 0
13360 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_DISABLE_SCATTER_LBN 28
13361 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_DISABLE_SCATTER_WIDTH 1
13362 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_MCAST_UDP_LOOPBACK_OFST 0
13363 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_MCAST_UDP_LOOPBACK_LBN 29
13364 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_MCAST_UDP_LOOPBACK_WIDTH 1
13365 #define MC_CMD_GET_CAPABILITIES_V5_OUT_EVB_OFST 0
13366 #define MC_CMD_GET_CAPABILITIES_V5_OUT_EVB_LBN 30
13367 #define MC_CMD_GET_CAPABILITIES_V5_OUT_EVB_WIDTH 1
13368 #define MC_CMD_GET_CAPABILITIES_V5_OUT_VXLAN_NVGRE_OFST 0
13369 #define MC_CMD_GET_CAPABILITIES_V5_OUT_VXLAN_NVGRE_LBN 31
13370 #define MC_CMD_GET_CAPABILITIES_V5_OUT_VXLAN_NVGRE_WIDTH 1
13371 /* RxDPCPU firmware id. */
13372 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_DPCPU_FW_ID_OFST 4
13373 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_DPCPU_FW_ID_LEN 2
13374 /* enum: Standard RXDP firmware */
13375 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXDP 0x0
13376 /* enum: Low latency RXDP firmware */
13377 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXDP_LOW_LATENCY 0x1
13378 /* enum: Packed stream RXDP firmware */
13379 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXDP_PACKED_STREAM 0x2
13380 /* enum: Rules engine RXDP firmware */
13381 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXDP_RULES_ENGINE 0x5
13382 /* enum: DPDK RXDP firmware */
13383 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXDP_DPDK 0x6
13384 /* enum: BIST RXDP firmware */
13385 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXDP_BIST 0x10a
13386 /* enum: RXDP Test firmware image 1 */
13387 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXDP_TEST_FW_TO_MC_CUT_THROUGH 0x101
13388 /* enum: RXDP Test firmware image 2 */
13389 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXDP_TEST_FW_TO_MC_STORE_FORWARD 0x102
13390 /* enum: RXDP Test firmware image 3 */
13391 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXDP_TEST_FW_TO_MC_STORE_FORWARD_FIRST 0x103
13392 /* enum: RXDP Test firmware image 4 */
13393 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXDP_TEST_EVERY_EVENT_BATCHABLE 0x104
13394 /* enum: RXDP Test firmware image 5 */
13395 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXDP_TEST_BACKPRESSURE 0x105
13396 /* enum: RXDP Test firmware image 6 */
13397 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXDP_TEST_FW_PACKET_EDITS 0x106
13398 /* enum: RXDP Test firmware image 7 */
13399 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXDP_TEST_FW_RX_HDR_SPLIT 0x107
13400 /* enum: RXDP Test firmware image 8 */
13401 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXDP_TEST_FW_DISABLE_DL 0x108
13402 /* enum: RXDP Test firmware image 9 */
13403 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXDP_TEST_FW_DOORBELL_DELAY 0x10b
13404 /* enum: RXDP Test firmware image 10 */
13405 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXDP_TEST_FW_SLOW 0x10c
13406 /* TxDPCPU firmware id. */
13407 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_DPCPU_FW_ID_OFST 6
13408 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_DPCPU_FW_ID_LEN 2
13409 /* enum: Standard TXDP firmware */
13410 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXDP 0x0
13411 /* enum: Low latency TXDP firmware */
13412 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXDP_LOW_LATENCY 0x1
13413 /* enum: High packet rate TXDP firmware */
13414 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXDP_HIGH_PACKET_RATE 0x3
13415 /* enum: Rules engine TXDP firmware */
13416 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXDP_RULES_ENGINE 0x5
13417 /* enum: DPDK TXDP firmware */
13418 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXDP_DPDK 0x6
13419 /* enum: BIST TXDP firmware */
13420 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXDP_BIST 0x12d
13421 /* enum: TXDP Test firmware image 1 */
13422 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXDP_TEST_FW_TSO_EDIT 0x101
13423 /* enum: TXDP Test firmware image 2 */
13424 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXDP_TEST_FW_PACKET_EDITS 0x102
13425 /* enum: TXDP CSR bus test firmware */
13426 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXDP_TEST_FW_CSR 0x103
13427 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXPD_FW_VERSION_OFST 8
13428 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXPD_FW_VERSION_LEN 2
13429 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXPD_FW_VERSION_REV_OFST 8
13430 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXPD_FW_VERSION_REV_LBN 0
13431 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXPD_FW_VERSION_REV_WIDTH 12
13432 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXPD_FW_VERSION_TYPE_OFST 8
13433 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXPD_FW_VERSION_TYPE_LBN 12
13434 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXPD_FW_VERSION_TYPE_WIDTH 4
13435 /* enum: reserved value - do not use (may indicate alternative interpretation
13436  * of REV field in future)
13437  */
13438 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXPD_FW_TYPE_RESERVED 0x0
13439 /* enum: Trivial RX PD firmware for early Huntington development (Huntington
13440  * development only)
13441  */
13442 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXPD_FW_TYPE_FIRST_PKT 0x1
13443 /* enum: RX PD firmware for telemetry prototyping (Medford2 development only)
13444  */
13445 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXPD_FW_TYPE_TESTFW_TELEMETRY 0x1
13446 /* enum: RX PD firmware with approximately Siena-compatible behaviour
13447  * (Huntington development only)
13448  */
13449 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXPD_FW_TYPE_SIENA_COMPAT 0x2
13450 /* enum: Full featured RX PD production firmware */
13451 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXPD_FW_TYPE_FULL_FEATURED 0x3
13452 /* enum: (deprecated original name for the FULL_FEATURED variant) */
13453 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXPD_FW_TYPE_VSWITCH 0x3
13454 /* enum: siena_compat variant RX PD firmware using PM rather than MAC
13455  * (Huntington development only)
13456  */
13457 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXPD_FW_TYPE_SIENA_COMPAT_PM 0x4
13458 /* enum: Low latency RX PD production firmware */
13459 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXPD_FW_TYPE_LOW_LATENCY 0x5
13460 /* enum: Packed stream RX PD production firmware */
13461 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXPD_FW_TYPE_PACKED_STREAM 0x6
13462 /* enum: RX PD firmware handling layer 2 only for high packet rate performance
13463  * tests (Medford development only)
13464  */
13465 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXPD_FW_TYPE_LAYER2_PERF 0x7
13466 /* enum: Rules engine RX PD production firmware */
13467 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXPD_FW_TYPE_RULES_ENGINE 0x8
13468 /* enum: Custom firmware variant (see SF-119495-PD and bug69716) */
13469 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXPD_FW_TYPE_L3XUDP 0x9
13470 /* enum: DPDK RX PD production firmware */
13471 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXPD_FW_TYPE_DPDK 0xa
13472 /* enum: RX PD firmware for GUE parsing prototype (Medford development only) */
13473 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXPD_FW_TYPE_TESTFW_GUE_PROTOTYPE 0xe
13474 /* enum: RX PD firmware parsing but not filtering network overlay tunnel
13475  * encapsulations (Medford development only)
13476  */
13477 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXPD_FW_TYPE_TESTFW_ENCAP_PARSING_ONLY 0xf
13478 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXPD_FW_VERSION_OFST 10
13479 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXPD_FW_VERSION_LEN 2
13480 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXPD_FW_VERSION_REV_OFST 10
13481 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXPD_FW_VERSION_REV_LBN 0
13482 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXPD_FW_VERSION_REV_WIDTH 12
13483 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXPD_FW_VERSION_TYPE_OFST 10
13484 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXPD_FW_VERSION_TYPE_LBN 12
13485 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXPD_FW_VERSION_TYPE_WIDTH 4
13486 /* enum: reserved value - do not use (may indicate alternative interpretation
13487  * of REV field in future)
13488  */
13489 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXPD_FW_TYPE_RESERVED 0x0
13490 /* enum: Trivial TX PD firmware for early Huntington development (Huntington
13491  * development only)
13492  */
13493 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXPD_FW_TYPE_FIRST_PKT 0x1
13494 /* enum: TX PD firmware for telemetry prototyping (Medford2 development only)
13495  */
13496 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXPD_FW_TYPE_TESTFW_TELEMETRY 0x1
13497 /* enum: TX PD firmware with approximately Siena-compatible behaviour
13498  * (Huntington development only)
13499  */
13500 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXPD_FW_TYPE_SIENA_COMPAT 0x2
13501 /* enum: Full featured TX PD production firmware */
13502 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXPD_FW_TYPE_FULL_FEATURED 0x3
13503 /* enum: (deprecated original name for the FULL_FEATURED variant) */
13504 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXPD_FW_TYPE_VSWITCH 0x3
13505 /* enum: siena_compat variant TX PD firmware using PM rather than MAC
13506  * (Huntington development only)
13507  */
13508 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXPD_FW_TYPE_SIENA_COMPAT_PM 0x4
13509 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXPD_FW_TYPE_LOW_LATENCY 0x5 /* enum */
13510 /* enum: TX PD firmware handling layer 2 only for high packet rate performance
13511  * tests (Medford development only)
13512  */
13513 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXPD_FW_TYPE_LAYER2_PERF 0x7
13514 /* enum: Rules engine TX PD production firmware */
13515 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXPD_FW_TYPE_RULES_ENGINE 0x8
13516 /* enum: Custom firmware variant (see SF-119495-PD and bug69716) */
13517 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXPD_FW_TYPE_L3XUDP 0x9
13518 /* enum: DPDK TX PD production firmware */
13519 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXPD_FW_TYPE_DPDK 0xa
13520 /* enum: RX PD firmware for GUE parsing prototype (Medford development only) */
13521 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXPD_FW_TYPE_TESTFW_GUE_PROTOTYPE 0xe
13522 /* Hardware capabilities of NIC */
13523 #define MC_CMD_GET_CAPABILITIES_V5_OUT_HW_CAPABILITIES_OFST 12
13524 #define MC_CMD_GET_CAPABILITIES_V5_OUT_HW_CAPABILITIES_LEN 4
13525 /* Licensed capabilities */
13526 #define MC_CMD_GET_CAPABILITIES_V5_OUT_LICENSE_CAPABILITIES_OFST 16
13527 #define MC_CMD_GET_CAPABILITIES_V5_OUT_LICENSE_CAPABILITIES_LEN 4
13528 /* Second word of flags. Not present on older firmware (check the length). */
13529 #define MC_CMD_GET_CAPABILITIES_V5_OUT_FLAGS2_OFST 20
13530 #define MC_CMD_GET_CAPABILITIES_V5_OUT_FLAGS2_LEN 4
13531 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_TSO_V2_OFST 20
13532 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_TSO_V2_LBN 0
13533 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_TSO_V2_WIDTH 1
13534 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_TSO_V2_ENCAP_OFST 20
13535 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_TSO_V2_ENCAP_LBN 1
13536 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_TSO_V2_ENCAP_WIDTH 1
13537 #define MC_CMD_GET_CAPABILITIES_V5_OUT_EVQ_TIMER_CTRL_OFST 20
13538 #define MC_CMD_GET_CAPABILITIES_V5_OUT_EVQ_TIMER_CTRL_LBN 2
13539 #define MC_CMD_GET_CAPABILITIES_V5_OUT_EVQ_TIMER_CTRL_WIDTH 1
13540 #define MC_CMD_GET_CAPABILITIES_V5_OUT_EVENT_CUT_THROUGH_OFST 20
13541 #define MC_CMD_GET_CAPABILITIES_V5_OUT_EVENT_CUT_THROUGH_LBN 3
13542 #define MC_CMD_GET_CAPABILITIES_V5_OUT_EVENT_CUT_THROUGH_WIDTH 1
13543 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_CUT_THROUGH_OFST 20
13544 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_CUT_THROUGH_LBN 4
13545 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_CUT_THROUGH_WIDTH 1
13546 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_VFIFO_ULL_MODE_OFST 20
13547 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_VFIFO_ULL_MODE_LBN 5
13548 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_VFIFO_ULL_MODE_WIDTH 1
13549 #define MC_CMD_GET_CAPABILITIES_V5_OUT_MAC_STATS_40G_TX_SIZE_BINS_OFST 20
13550 #define MC_CMD_GET_CAPABILITIES_V5_OUT_MAC_STATS_40G_TX_SIZE_BINS_LBN 6
13551 #define MC_CMD_GET_CAPABILITIES_V5_OUT_MAC_STATS_40G_TX_SIZE_BINS_WIDTH 1
13552 #define MC_CMD_GET_CAPABILITIES_V5_OUT_INIT_EVQ_TYPE_SUPPORTED_OFST 20
13553 #define MC_CMD_GET_CAPABILITIES_V5_OUT_INIT_EVQ_TYPE_SUPPORTED_LBN 7
13554 #define MC_CMD_GET_CAPABILITIES_V5_OUT_INIT_EVQ_TYPE_SUPPORTED_WIDTH 1
13555 #define MC_CMD_GET_CAPABILITIES_V5_OUT_INIT_EVQ_V2_OFST 20
13556 #define MC_CMD_GET_CAPABILITIES_V5_OUT_INIT_EVQ_V2_LBN 7
13557 #define MC_CMD_GET_CAPABILITIES_V5_OUT_INIT_EVQ_V2_WIDTH 1
13558 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_MAC_TIMESTAMPING_OFST 20
13559 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_MAC_TIMESTAMPING_LBN 8
13560 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_MAC_TIMESTAMPING_WIDTH 1
13561 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_TIMESTAMP_OFST 20
13562 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_TIMESTAMP_LBN 9
13563 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_TIMESTAMP_WIDTH 1
13564 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_SNIFF_OFST 20
13565 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_SNIFF_LBN 10
13566 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_SNIFF_WIDTH 1
13567 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_SNIFF_OFST 20
13568 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_SNIFF_LBN 11
13569 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_SNIFF_WIDTH 1
13570 #define MC_CMD_GET_CAPABILITIES_V5_OUT_NVRAM_UPDATE_REPORT_VERIFY_RESULT_OFST 20
13571 #define MC_CMD_GET_CAPABILITIES_V5_OUT_NVRAM_UPDATE_REPORT_VERIFY_RESULT_LBN 12
13572 #define MC_CMD_GET_CAPABILITIES_V5_OUT_NVRAM_UPDATE_REPORT_VERIFY_RESULT_WIDTH 1
13573 #define MC_CMD_GET_CAPABILITIES_V5_OUT_MCDI_BACKGROUND_OFST 20
13574 #define MC_CMD_GET_CAPABILITIES_V5_OUT_MCDI_BACKGROUND_LBN 13
13575 #define MC_CMD_GET_CAPABILITIES_V5_OUT_MCDI_BACKGROUND_WIDTH 1
13576 #define MC_CMD_GET_CAPABILITIES_V5_OUT_MCDI_DB_RETURN_OFST 20
13577 #define MC_CMD_GET_CAPABILITIES_V5_OUT_MCDI_DB_RETURN_LBN 14
13578 #define MC_CMD_GET_CAPABILITIES_V5_OUT_MCDI_DB_RETURN_WIDTH 1
13579 #define MC_CMD_GET_CAPABILITIES_V5_OUT_CTPIO_OFST 20
13580 #define MC_CMD_GET_CAPABILITIES_V5_OUT_CTPIO_LBN 15
13581 #define MC_CMD_GET_CAPABILITIES_V5_OUT_CTPIO_WIDTH 1
13582 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TSA_SUPPORT_OFST 20
13583 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TSA_SUPPORT_LBN 16
13584 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TSA_SUPPORT_WIDTH 1
13585 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TSA_BOUND_OFST 20
13586 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TSA_BOUND_LBN 17
13587 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TSA_BOUND_WIDTH 1
13588 #define MC_CMD_GET_CAPABILITIES_V5_OUT_SF_ADAPTER_AUTHENTICATION_OFST 20
13589 #define MC_CMD_GET_CAPABILITIES_V5_OUT_SF_ADAPTER_AUTHENTICATION_LBN 18
13590 #define MC_CMD_GET_CAPABILITIES_V5_OUT_SF_ADAPTER_AUTHENTICATION_WIDTH 1
13591 #define MC_CMD_GET_CAPABILITIES_V5_OUT_FILTER_ACTION_FLAG_OFST 20
13592 #define MC_CMD_GET_CAPABILITIES_V5_OUT_FILTER_ACTION_FLAG_LBN 19
13593 #define MC_CMD_GET_CAPABILITIES_V5_OUT_FILTER_ACTION_FLAG_WIDTH 1
13594 #define MC_CMD_GET_CAPABILITIES_V5_OUT_FILTER_ACTION_MARK_OFST 20
13595 #define MC_CMD_GET_CAPABILITIES_V5_OUT_FILTER_ACTION_MARK_LBN 20
13596 #define MC_CMD_GET_CAPABILITIES_V5_OUT_FILTER_ACTION_MARK_WIDTH 1
13597 #define MC_CMD_GET_CAPABILITIES_V5_OUT_EQUAL_STRIDE_SUPER_BUFFER_OFST 20
13598 #define MC_CMD_GET_CAPABILITIES_V5_OUT_EQUAL_STRIDE_SUPER_BUFFER_LBN 21
13599 #define MC_CMD_GET_CAPABILITIES_V5_OUT_EQUAL_STRIDE_SUPER_BUFFER_WIDTH 1
13600 #define MC_CMD_GET_CAPABILITIES_V5_OUT_EQUAL_STRIDE_PACKED_STREAM_OFST 20
13601 #define MC_CMD_GET_CAPABILITIES_V5_OUT_EQUAL_STRIDE_PACKED_STREAM_LBN 21
13602 #define MC_CMD_GET_CAPABILITIES_V5_OUT_EQUAL_STRIDE_PACKED_STREAM_WIDTH 1
13603 #define MC_CMD_GET_CAPABILITIES_V5_OUT_L3XUDP_SUPPORT_OFST 20
13604 #define MC_CMD_GET_CAPABILITIES_V5_OUT_L3XUDP_SUPPORT_LBN 22
13605 #define MC_CMD_GET_CAPABILITIES_V5_OUT_L3XUDP_SUPPORT_WIDTH 1
13606 #define MC_CMD_GET_CAPABILITIES_V5_OUT_FW_SUBVARIANT_NO_TX_CSUM_OFST 20
13607 #define MC_CMD_GET_CAPABILITIES_V5_OUT_FW_SUBVARIANT_NO_TX_CSUM_LBN 23
13608 #define MC_CMD_GET_CAPABILITIES_V5_OUT_FW_SUBVARIANT_NO_TX_CSUM_WIDTH 1
13609 #define MC_CMD_GET_CAPABILITIES_V5_OUT_VI_SPREADING_OFST 20
13610 #define MC_CMD_GET_CAPABILITIES_V5_OUT_VI_SPREADING_LBN 24
13611 #define MC_CMD_GET_CAPABILITIES_V5_OUT_VI_SPREADING_WIDTH 1
13612 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXDP_HLB_IDLE_OFST 20
13613 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXDP_HLB_IDLE_LBN 25
13614 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXDP_HLB_IDLE_WIDTH 1
13615 #define MC_CMD_GET_CAPABILITIES_V5_OUT_INIT_RXQ_NO_CONT_EV_OFST 20
13616 #define MC_CMD_GET_CAPABILITIES_V5_OUT_INIT_RXQ_NO_CONT_EV_LBN 26
13617 #define MC_CMD_GET_CAPABILITIES_V5_OUT_INIT_RXQ_NO_CONT_EV_WIDTH 1
13618 #define MC_CMD_GET_CAPABILITIES_V5_OUT_INIT_RXQ_WITH_BUFFER_SIZE_OFST 20
13619 #define MC_CMD_GET_CAPABILITIES_V5_OUT_INIT_RXQ_WITH_BUFFER_SIZE_LBN 27
13620 #define MC_CMD_GET_CAPABILITIES_V5_OUT_INIT_RXQ_WITH_BUFFER_SIZE_WIDTH 1
13621 #define MC_CMD_GET_CAPABILITIES_V5_OUT_BUNDLE_UPDATE_OFST 20
13622 #define MC_CMD_GET_CAPABILITIES_V5_OUT_BUNDLE_UPDATE_LBN 28
13623 #define MC_CMD_GET_CAPABILITIES_V5_OUT_BUNDLE_UPDATE_WIDTH 1
13624 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_TSO_V3_OFST 20
13625 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_TSO_V3_LBN 29
13626 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_TSO_V3_WIDTH 1
13627 #define MC_CMD_GET_CAPABILITIES_V5_OUT_DYNAMIC_SENSORS_OFST 20
13628 #define MC_CMD_GET_CAPABILITIES_V5_OUT_DYNAMIC_SENSORS_LBN 30
13629 #define MC_CMD_GET_CAPABILITIES_V5_OUT_DYNAMIC_SENSORS_WIDTH 1
13630 #define MC_CMD_GET_CAPABILITIES_V5_OUT_NVRAM_UPDATE_POLL_VERIFY_RESULT_OFST 20
13631 #define MC_CMD_GET_CAPABILITIES_V5_OUT_NVRAM_UPDATE_POLL_VERIFY_RESULT_LBN 31
13632 #define MC_CMD_GET_CAPABILITIES_V5_OUT_NVRAM_UPDATE_POLL_VERIFY_RESULT_WIDTH 1
13633 /* Number of FATSOv2 contexts per datapath supported by this NIC (when
13634  * TX_TSO_V2 == 1). Not present on older firmware (check the length).
13635  */
13636 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_TSO_V2_N_CONTEXTS_OFST 24
13637 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_TSO_V2_N_CONTEXTS_LEN 2
13638 /* One byte per PF containing the number of the external port assigned to this
13639  * PF, indexed by PF number. Special values indicate that a PF is either not
13640  * present or not assigned.
13641  */
13642 #define MC_CMD_GET_CAPABILITIES_V5_OUT_PFS_TO_PORTS_ASSIGNMENT_OFST 26
13643 #define MC_CMD_GET_CAPABILITIES_V5_OUT_PFS_TO_PORTS_ASSIGNMENT_LEN 1
13644 #define MC_CMD_GET_CAPABILITIES_V5_OUT_PFS_TO_PORTS_ASSIGNMENT_NUM 16
13645 /* enum: The caller is not permitted to access information on this PF. */
13646 #define MC_CMD_GET_CAPABILITIES_V5_OUT_ACCESS_NOT_PERMITTED 0xff
13647 /* enum: PF does not exist. */
13648 #define MC_CMD_GET_CAPABILITIES_V5_OUT_PF_NOT_PRESENT 0xfe
13649 /* enum: PF does exist but is not assigned to any external port. */
13650 #define MC_CMD_GET_CAPABILITIES_V5_OUT_PF_NOT_ASSIGNED 0xfd
13651 /* enum: This value indicates that PF is assigned, but it cannot be expressed
13652  * in this field. It is intended for a possible future situation where a more
13653  * complex scheme of PFs to ports mapping is being used. The future driver
13654  * should look for a new field supporting the new scheme. The current/old
13655  * driver should treat this value as PF_NOT_ASSIGNED.
13656  */
13657 #define MC_CMD_GET_CAPABILITIES_V5_OUT_INCOMPATIBLE_ASSIGNMENT 0xfc
13658 /* One byte per PF containing the number of its VFs, indexed by PF number. A
13659  * special value indicates that a PF is not present.
13660  */
13661 #define MC_CMD_GET_CAPABILITIES_V5_OUT_NUM_VFS_PER_PF_OFST 42
13662 #define MC_CMD_GET_CAPABILITIES_V5_OUT_NUM_VFS_PER_PF_LEN 1
13663 #define MC_CMD_GET_CAPABILITIES_V5_OUT_NUM_VFS_PER_PF_NUM 16
13664 /* enum: The caller is not permitted to access information on this PF. */
13665 /*               MC_CMD_GET_CAPABILITIES_V5_OUT_ACCESS_NOT_PERMITTED 0xff */
13666 /* enum: PF does not exist. */
13667 /*               MC_CMD_GET_CAPABILITIES_V5_OUT_PF_NOT_PRESENT 0xfe */
13668 /* Number of VIs available for each external port */
13669 #define MC_CMD_GET_CAPABILITIES_V5_OUT_NUM_VIS_PER_PORT_OFST 58
13670 #define MC_CMD_GET_CAPABILITIES_V5_OUT_NUM_VIS_PER_PORT_LEN 2
13671 #define MC_CMD_GET_CAPABILITIES_V5_OUT_NUM_VIS_PER_PORT_NUM 4
13672 /* Size of RX descriptor cache expressed as binary logarithm The actual size
13673  * equals (2 ^ RX_DESC_CACHE_SIZE)
13674  */
13675 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_DESC_CACHE_SIZE_OFST 66
13676 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_DESC_CACHE_SIZE_LEN 1
13677 /* Size of TX descriptor cache expressed as binary logarithm The actual size
13678  * equals (2 ^ TX_DESC_CACHE_SIZE)
13679  */
13680 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_DESC_CACHE_SIZE_OFST 67
13681 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_DESC_CACHE_SIZE_LEN 1
13682 /* Total number of available PIO buffers */
13683 #define MC_CMD_GET_CAPABILITIES_V5_OUT_NUM_PIO_BUFFS_OFST 68
13684 #define MC_CMD_GET_CAPABILITIES_V5_OUT_NUM_PIO_BUFFS_LEN 2
13685 /* Size of a single PIO buffer */
13686 #define MC_CMD_GET_CAPABILITIES_V5_OUT_SIZE_PIO_BUFF_OFST 70
13687 #define MC_CMD_GET_CAPABILITIES_V5_OUT_SIZE_PIO_BUFF_LEN 2
13688 /* On chips later than Medford the amount of address space assigned to each VI
13689  * is configurable. This is a global setting that the driver must query to
13690  * discover the VI to address mapping. Cut-through PIO (CTPIO) is not available
13691  * with 8k VI windows.
13692  */
13693 #define MC_CMD_GET_CAPABILITIES_V5_OUT_VI_WINDOW_MODE_OFST 72
13694 #define MC_CMD_GET_CAPABILITIES_V5_OUT_VI_WINDOW_MODE_LEN 1
13695 /* enum: Each VI occupies 8k as on Huntington and Medford. PIO is at offset 4k.
13696  * CTPIO is not mapped.
13697  */
13698 #define MC_CMD_GET_CAPABILITIES_V5_OUT_VI_WINDOW_MODE_8K 0x0
13699 /* enum: Each VI occupies 16k. PIO is at offset 4k. CTPIO is at offset 12k. */
13700 #define MC_CMD_GET_CAPABILITIES_V5_OUT_VI_WINDOW_MODE_16K 0x1
13701 /* enum: Each VI occupies 64k. PIO is at offset 4k. CTPIO is at offset 12k. */
13702 #define MC_CMD_GET_CAPABILITIES_V5_OUT_VI_WINDOW_MODE_64K 0x2
13703 /* Number of vFIFOs per adapter that can be used for VFIFO Stuffing
13704  * (SF-115995-SW) in the present configuration of firmware and port mode.
13705  */
13706 #define MC_CMD_GET_CAPABILITIES_V5_OUT_VFIFO_STUFFING_NUM_VFIFOS_OFST 73
13707 #define MC_CMD_GET_CAPABILITIES_V5_OUT_VFIFO_STUFFING_NUM_VFIFOS_LEN 1
13708 /* Number of buffers per adapter that can be used for VFIFO Stuffing
13709  * (SF-115995-SW) in the present configuration of firmware and port mode.
13710  */
13711 #define MC_CMD_GET_CAPABILITIES_V5_OUT_VFIFO_STUFFING_NUM_CP_BUFFERS_OFST 74
13712 #define MC_CMD_GET_CAPABILITIES_V5_OUT_VFIFO_STUFFING_NUM_CP_BUFFERS_LEN 2
13713 /* Entry count in the MAC stats array, including the final GENERATION_END
13714  * entry. For MAC stats DMA, drivers should allocate a buffer large enough to
13715  * hold at least this many 64-bit stats values, if they wish to receive all
13716  * available stats. If the buffer is shorter than MAC_STATS_NUM_STATS * 8, the
13717  * stats array returned will be truncated.
13718  */
13719 #define MC_CMD_GET_CAPABILITIES_V5_OUT_MAC_STATS_NUM_STATS_OFST 76
13720 #define MC_CMD_GET_CAPABILITIES_V5_OUT_MAC_STATS_NUM_STATS_LEN 2
13721 /* Maximum supported value for MC_CMD_FILTER_OP_V3/MATCH_MARK_VALUE. This field
13722  * will only be non-zero if MC_CMD_GET_CAPABILITIES/FILTER_ACTION_MARK is set.
13723  */
13724 #define MC_CMD_GET_CAPABILITIES_V5_OUT_FILTER_ACTION_MARK_MAX_OFST 80
13725 #define MC_CMD_GET_CAPABILITIES_V5_OUT_FILTER_ACTION_MARK_MAX_LEN 4
13726
13727 /* MC_CMD_GET_CAPABILITIES_V6_OUT msgresponse */
13728 #define MC_CMD_GET_CAPABILITIES_V6_OUT_LEN 148
13729 /* First word of flags. */
13730 #define MC_CMD_GET_CAPABILITIES_V6_OUT_FLAGS1_OFST 0
13731 #define MC_CMD_GET_CAPABILITIES_V6_OUT_FLAGS1_LEN 4
13732 #define MC_CMD_GET_CAPABILITIES_V6_OUT_VPORT_RECONFIGURE_OFST 0
13733 #define MC_CMD_GET_CAPABILITIES_V6_OUT_VPORT_RECONFIGURE_LBN 3
13734 #define MC_CMD_GET_CAPABILITIES_V6_OUT_VPORT_RECONFIGURE_WIDTH 1
13735 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TX_STRIPING_OFST 0
13736 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TX_STRIPING_LBN 4
13737 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TX_STRIPING_WIDTH 1
13738 #define MC_CMD_GET_CAPABILITIES_V6_OUT_VADAPTOR_QUERY_OFST 0
13739 #define MC_CMD_GET_CAPABILITIES_V6_OUT_VADAPTOR_QUERY_LBN 5
13740 #define MC_CMD_GET_CAPABILITIES_V6_OUT_VADAPTOR_QUERY_WIDTH 1
13741 #define MC_CMD_GET_CAPABILITIES_V6_OUT_EVB_PORT_VLAN_RESTRICT_OFST 0
13742 #define MC_CMD_GET_CAPABILITIES_V6_OUT_EVB_PORT_VLAN_RESTRICT_LBN 6
13743 #define MC_CMD_GET_CAPABILITIES_V6_OUT_EVB_PORT_VLAN_RESTRICT_WIDTH 1
13744 #define MC_CMD_GET_CAPABILITIES_V6_OUT_DRV_ATTACH_PREBOOT_OFST 0
13745 #define MC_CMD_GET_CAPABILITIES_V6_OUT_DRV_ATTACH_PREBOOT_LBN 7
13746 #define MC_CMD_GET_CAPABILITIES_V6_OUT_DRV_ATTACH_PREBOOT_WIDTH 1
13747 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RX_FORCE_EVENT_MERGING_OFST 0
13748 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RX_FORCE_EVENT_MERGING_LBN 8
13749 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RX_FORCE_EVENT_MERGING_WIDTH 1
13750 #define MC_CMD_GET_CAPABILITIES_V6_OUT_SET_MAC_ENHANCED_OFST 0
13751 #define MC_CMD_GET_CAPABILITIES_V6_OUT_SET_MAC_ENHANCED_LBN 9
13752 #define MC_CMD_GET_CAPABILITIES_V6_OUT_SET_MAC_ENHANCED_WIDTH 1
13753 #define MC_CMD_GET_CAPABILITIES_V6_OUT_UNKNOWN_UCAST_DST_FILTER_ALWAYS_MULTI_RECIPIENT_OFST 0
13754 #define MC_CMD_GET_CAPABILITIES_V6_OUT_UNKNOWN_UCAST_DST_FILTER_ALWAYS_MULTI_RECIPIENT_LBN 10
13755 #define MC_CMD_GET_CAPABILITIES_V6_OUT_UNKNOWN_UCAST_DST_FILTER_ALWAYS_MULTI_RECIPIENT_WIDTH 1
13756 #define MC_CMD_GET_CAPABILITIES_V6_OUT_VADAPTOR_PERMIT_SET_MAC_WHEN_FILTERS_INSTALLED_OFST 0
13757 #define MC_CMD_GET_CAPABILITIES_V6_OUT_VADAPTOR_PERMIT_SET_MAC_WHEN_FILTERS_INSTALLED_LBN 11
13758 #define MC_CMD_GET_CAPABILITIES_V6_OUT_VADAPTOR_PERMIT_SET_MAC_WHEN_FILTERS_INSTALLED_WIDTH 1
13759 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TX_MAC_SECURITY_FILTERING_OFST 0
13760 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TX_MAC_SECURITY_FILTERING_LBN 12
13761 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TX_MAC_SECURITY_FILTERING_WIDTH 1
13762 #define MC_CMD_GET_CAPABILITIES_V6_OUT_ADDITIONAL_RSS_MODES_OFST 0
13763 #define MC_CMD_GET_CAPABILITIES_V6_OUT_ADDITIONAL_RSS_MODES_LBN 13
13764 #define MC_CMD_GET_CAPABILITIES_V6_OUT_ADDITIONAL_RSS_MODES_WIDTH 1
13765 #define MC_CMD_GET_CAPABILITIES_V6_OUT_QBB_OFST 0
13766 #define MC_CMD_GET_CAPABILITIES_V6_OUT_QBB_LBN 14
13767 #define MC_CMD_GET_CAPABILITIES_V6_OUT_QBB_WIDTH 1
13768 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RX_PACKED_STREAM_VAR_BUFFERS_OFST 0
13769 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RX_PACKED_STREAM_VAR_BUFFERS_LBN 15
13770 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RX_PACKED_STREAM_VAR_BUFFERS_WIDTH 1
13771 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RX_RSS_LIMITED_OFST 0
13772 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RX_RSS_LIMITED_LBN 16
13773 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RX_RSS_LIMITED_WIDTH 1
13774 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RX_PACKED_STREAM_OFST 0
13775 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RX_PACKED_STREAM_LBN 17
13776 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RX_PACKED_STREAM_WIDTH 1
13777 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RX_INCLUDE_FCS_OFST 0
13778 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RX_INCLUDE_FCS_LBN 18
13779 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RX_INCLUDE_FCS_WIDTH 1
13780 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TX_VLAN_INSERTION_OFST 0
13781 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TX_VLAN_INSERTION_LBN 19
13782 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TX_VLAN_INSERTION_WIDTH 1
13783 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RX_VLAN_STRIPPING_OFST 0
13784 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RX_VLAN_STRIPPING_LBN 20
13785 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RX_VLAN_STRIPPING_WIDTH 1
13786 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TX_TSO_OFST 0
13787 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TX_TSO_LBN 21
13788 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TX_TSO_WIDTH 1
13789 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RX_PREFIX_LEN_0_OFST 0
13790 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RX_PREFIX_LEN_0_LBN 22
13791 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RX_PREFIX_LEN_0_WIDTH 1
13792 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RX_PREFIX_LEN_14_OFST 0
13793 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RX_PREFIX_LEN_14_LBN 23
13794 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RX_PREFIX_LEN_14_WIDTH 1
13795 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RX_TIMESTAMP_OFST 0
13796 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RX_TIMESTAMP_LBN 24
13797 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RX_TIMESTAMP_WIDTH 1
13798 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RX_BATCHING_OFST 0
13799 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RX_BATCHING_LBN 25
13800 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RX_BATCHING_WIDTH 1
13801 #define MC_CMD_GET_CAPABILITIES_V6_OUT_MCAST_FILTER_CHAINING_OFST 0
13802 #define MC_CMD_GET_CAPABILITIES_V6_OUT_MCAST_FILTER_CHAINING_LBN 26
13803 #define MC_CMD_GET_CAPABILITIES_V6_OUT_MCAST_FILTER_CHAINING_WIDTH 1
13804 #define MC_CMD_GET_CAPABILITIES_V6_OUT_PM_AND_RXDP_COUNTERS_OFST 0
13805 #define MC_CMD_GET_CAPABILITIES_V6_OUT_PM_AND_RXDP_COUNTERS_LBN 27
13806 #define MC_CMD_GET_CAPABILITIES_V6_OUT_PM_AND_RXDP_COUNTERS_WIDTH 1
13807 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RX_DISABLE_SCATTER_OFST 0
13808 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RX_DISABLE_SCATTER_LBN 28
13809 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RX_DISABLE_SCATTER_WIDTH 1
13810 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TX_MCAST_UDP_LOOPBACK_OFST 0
13811 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TX_MCAST_UDP_LOOPBACK_LBN 29
13812 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TX_MCAST_UDP_LOOPBACK_WIDTH 1
13813 #define MC_CMD_GET_CAPABILITIES_V6_OUT_EVB_OFST 0
13814 #define MC_CMD_GET_CAPABILITIES_V6_OUT_EVB_LBN 30
13815 #define MC_CMD_GET_CAPABILITIES_V6_OUT_EVB_WIDTH 1
13816 #define MC_CMD_GET_CAPABILITIES_V6_OUT_VXLAN_NVGRE_OFST 0
13817 #define MC_CMD_GET_CAPABILITIES_V6_OUT_VXLAN_NVGRE_LBN 31
13818 #define MC_CMD_GET_CAPABILITIES_V6_OUT_VXLAN_NVGRE_WIDTH 1
13819 /* RxDPCPU firmware id. */
13820 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RX_DPCPU_FW_ID_OFST 4
13821 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RX_DPCPU_FW_ID_LEN 2
13822 /* enum: Standard RXDP firmware */
13823 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RXDP 0x0
13824 /* enum: Low latency RXDP firmware */
13825 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RXDP_LOW_LATENCY 0x1
13826 /* enum: Packed stream RXDP firmware */
13827 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RXDP_PACKED_STREAM 0x2
13828 /* enum: Rules engine RXDP firmware */
13829 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RXDP_RULES_ENGINE 0x5
13830 /* enum: DPDK RXDP firmware */
13831 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RXDP_DPDK 0x6
13832 /* enum: BIST RXDP firmware */
13833 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RXDP_BIST 0x10a
13834 /* enum: RXDP Test firmware image 1 */
13835 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RXDP_TEST_FW_TO_MC_CUT_THROUGH 0x101
13836 /* enum: RXDP Test firmware image 2 */
13837 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RXDP_TEST_FW_TO_MC_STORE_FORWARD 0x102
13838 /* enum: RXDP Test firmware image 3 */
13839 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RXDP_TEST_FW_TO_MC_STORE_FORWARD_FIRST 0x103
13840 /* enum: RXDP Test firmware image 4 */
13841 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RXDP_TEST_EVERY_EVENT_BATCHABLE 0x104
13842 /* enum: RXDP Test firmware image 5 */
13843 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RXDP_TEST_BACKPRESSURE 0x105
13844 /* enum: RXDP Test firmware image 6 */
13845 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RXDP_TEST_FW_PACKET_EDITS 0x106
13846 /* enum: RXDP Test firmware image 7 */
13847 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RXDP_TEST_FW_RX_HDR_SPLIT 0x107
13848 /* enum: RXDP Test firmware image 8 */
13849 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RXDP_TEST_FW_DISABLE_DL 0x108
13850 /* enum: RXDP Test firmware image 9 */
13851 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RXDP_TEST_FW_DOORBELL_DELAY 0x10b
13852 /* enum: RXDP Test firmware image 10 */
13853 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RXDP_TEST_FW_SLOW 0x10c
13854 /* TxDPCPU firmware id. */
13855 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TX_DPCPU_FW_ID_OFST 6
13856 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TX_DPCPU_FW_ID_LEN 2
13857 /* enum: Standard TXDP firmware */
13858 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TXDP 0x0
13859 /* enum: Low latency TXDP firmware */
13860 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TXDP_LOW_LATENCY 0x1
13861 /* enum: High packet rate TXDP firmware */
13862 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TXDP_HIGH_PACKET_RATE 0x3
13863 /* enum: Rules engine TXDP firmware */
13864 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TXDP_RULES_ENGINE 0x5
13865 /* enum: DPDK TXDP firmware */
13866 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TXDP_DPDK 0x6
13867 /* enum: BIST TXDP firmware */
13868 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TXDP_BIST 0x12d
13869 /* enum: TXDP Test firmware image 1 */
13870 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TXDP_TEST_FW_TSO_EDIT 0x101
13871 /* enum: TXDP Test firmware image 2 */
13872 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TXDP_TEST_FW_PACKET_EDITS 0x102
13873 /* enum: TXDP CSR bus test firmware */
13874 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TXDP_TEST_FW_CSR 0x103
13875 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RXPD_FW_VERSION_OFST 8
13876 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RXPD_FW_VERSION_LEN 2
13877 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RXPD_FW_VERSION_REV_OFST 8
13878 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RXPD_FW_VERSION_REV_LBN 0
13879 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RXPD_FW_VERSION_REV_WIDTH 12
13880 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RXPD_FW_VERSION_TYPE_OFST 8
13881 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RXPD_FW_VERSION_TYPE_LBN 12
13882 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RXPD_FW_VERSION_TYPE_WIDTH 4
13883 /* enum: reserved value - do not use (may indicate alternative interpretation
13884  * of REV field in future)
13885  */
13886 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RXPD_FW_TYPE_RESERVED 0x0
13887 /* enum: Trivial RX PD firmware for early Huntington development (Huntington
13888  * development only)
13889  */
13890 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RXPD_FW_TYPE_FIRST_PKT 0x1
13891 /* enum: RX PD firmware for telemetry prototyping (Medford2 development only)
13892  */
13893 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RXPD_FW_TYPE_TESTFW_TELEMETRY 0x1
13894 /* enum: RX PD firmware with approximately Siena-compatible behaviour
13895  * (Huntington development only)
13896  */
13897 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RXPD_FW_TYPE_SIENA_COMPAT 0x2
13898 /* enum: Full featured RX PD production firmware */
13899 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RXPD_FW_TYPE_FULL_FEATURED 0x3
13900 /* enum: (deprecated original name for the FULL_FEATURED variant) */
13901 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RXPD_FW_TYPE_VSWITCH 0x3
13902 /* enum: siena_compat variant RX PD firmware using PM rather than MAC
13903  * (Huntington development only)
13904  */
13905 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RXPD_FW_TYPE_SIENA_COMPAT_PM 0x4
13906 /* enum: Low latency RX PD production firmware */
13907 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RXPD_FW_TYPE_LOW_LATENCY 0x5
13908 /* enum: Packed stream RX PD production firmware */
13909 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RXPD_FW_TYPE_PACKED_STREAM 0x6
13910 /* enum: RX PD firmware handling layer 2 only for high packet rate performance
13911  * tests (Medford development only)
13912  */
13913 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RXPD_FW_TYPE_LAYER2_PERF 0x7
13914 /* enum: Rules engine RX PD production firmware */
13915 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RXPD_FW_TYPE_RULES_ENGINE 0x8
13916 /* enum: Custom firmware variant (see SF-119495-PD and bug69716) */
13917 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RXPD_FW_TYPE_L3XUDP 0x9
13918 /* enum: DPDK RX PD production firmware */
13919 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RXPD_FW_TYPE_DPDK 0xa
13920 /* enum: RX PD firmware for GUE parsing prototype (Medford development only) */
13921 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RXPD_FW_TYPE_TESTFW_GUE_PROTOTYPE 0xe
13922 /* enum: RX PD firmware parsing but not filtering network overlay tunnel
13923  * encapsulations (Medford development only)
13924  */
13925 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RXPD_FW_TYPE_TESTFW_ENCAP_PARSING_ONLY 0xf
13926 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TXPD_FW_VERSION_OFST 10
13927 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TXPD_FW_VERSION_LEN 2
13928 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TXPD_FW_VERSION_REV_OFST 10
13929 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TXPD_FW_VERSION_REV_LBN 0
13930 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TXPD_FW_VERSION_REV_WIDTH 12
13931 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TXPD_FW_VERSION_TYPE_OFST 10
13932 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TXPD_FW_VERSION_TYPE_LBN 12
13933 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TXPD_FW_VERSION_TYPE_WIDTH 4
13934 /* enum: reserved value - do not use (may indicate alternative interpretation
13935  * of REV field in future)
13936  */
13937 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TXPD_FW_TYPE_RESERVED 0x0
13938 /* enum: Trivial TX PD firmware for early Huntington development (Huntington
13939  * development only)
13940  */
13941 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TXPD_FW_TYPE_FIRST_PKT 0x1
13942 /* enum: TX PD firmware for telemetry prototyping (Medford2 development only)
13943  */
13944 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TXPD_FW_TYPE_TESTFW_TELEMETRY 0x1
13945 /* enum: TX PD firmware with approximately Siena-compatible behaviour
13946  * (Huntington development only)
13947  */
13948 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TXPD_FW_TYPE_SIENA_COMPAT 0x2
13949 /* enum: Full featured TX PD production firmware */
13950 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TXPD_FW_TYPE_FULL_FEATURED 0x3
13951 /* enum: (deprecated original name for the FULL_FEATURED variant) */
13952 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TXPD_FW_TYPE_VSWITCH 0x3
13953 /* enum: siena_compat variant TX PD firmware using PM rather than MAC
13954  * (Huntington development only)
13955  */
13956 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TXPD_FW_TYPE_SIENA_COMPAT_PM 0x4
13957 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TXPD_FW_TYPE_LOW_LATENCY 0x5 /* enum */
13958 /* enum: TX PD firmware handling layer 2 only for high packet rate performance
13959  * tests (Medford development only)
13960  */
13961 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TXPD_FW_TYPE_LAYER2_PERF 0x7
13962 /* enum: Rules engine TX PD production firmware */
13963 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TXPD_FW_TYPE_RULES_ENGINE 0x8
13964 /* enum: Custom firmware variant (see SF-119495-PD and bug69716) */
13965 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TXPD_FW_TYPE_L3XUDP 0x9
13966 /* enum: DPDK TX PD production firmware */
13967 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TXPD_FW_TYPE_DPDK 0xa
13968 /* enum: RX PD firmware for GUE parsing prototype (Medford development only) */
13969 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TXPD_FW_TYPE_TESTFW_GUE_PROTOTYPE 0xe
13970 /* Hardware capabilities of NIC */
13971 #define MC_CMD_GET_CAPABILITIES_V6_OUT_HW_CAPABILITIES_OFST 12
13972 #define MC_CMD_GET_CAPABILITIES_V6_OUT_HW_CAPABILITIES_LEN 4
13973 /* Licensed capabilities */
13974 #define MC_CMD_GET_CAPABILITIES_V6_OUT_LICENSE_CAPABILITIES_OFST 16
13975 #define MC_CMD_GET_CAPABILITIES_V6_OUT_LICENSE_CAPABILITIES_LEN 4
13976 /* Second word of flags. Not present on older firmware (check the length). */
13977 #define MC_CMD_GET_CAPABILITIES_V6_OUT_FLAGS2_OFST 20
13978 #define MC_CMD_GET_CAPABILITIES_V6_OUT_FLAGS2_LEN 4
13979 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TX_TSO_V2_OFST 20
13980 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TX_TSO_V2_LBN 0
13981 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TX_TSO_V2_WIDTH 1
13982 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TX_TSO_V2_ENCAP_OFST 20
13983 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TX_TSO_V2_ENCAP_LBN 1
13984 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TX_TSO_V2_ENCAP_WIDTH 1
13985 #define MC_CMD_GET_CAPABILITIES_V6_OUT_EVQ_TIMER_CTRL_OFST 20
13986 #define MC_CMD_GET_CAPABILITIES_V6_OUT_EVQ_TIMER_CTRL_LBN 2
13987 #define MC_CMD_GET_CAPABILITIES_V6_OUT_EVQ_TIMER_CTRL_WIDTH 1
13988 #define MC_CMD_GET_CAPABILITIES_V6_OUT_EVENT_CUT_THROUGH_OFST 20
13989 #define MC_CMD_GET_CAPABILITIES_V6_OUT_EVENT_CUT_THROUGH_LBN 3
13990 #define MC_CMD_GET_CAPABILITIES_V6_OUT_EVENT_CUT_THROUGH_WIDTH 1
13991 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RX_CUT_THROUGH_OFST 20
13992 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RX_CUT_THROUGH_LBN 4
13993 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RX_CUT_THROUGH_WIDTH 1
13994 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TX_VFIFO_ULL_MODE_OFST 20
13995 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TX_VFIFO_ULL_MODE_LBN 5
13996 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TX_VFIFO_ULL_MODE_WIDTH 1
13997 #define MC_CMD_GET_CAPABILITIES_V6_OUT_MAC_STATS_40G_TX_SIZE_BINS_OFST 20
13998 #define MC_CMD_GET_CAPABILITIES_V6_OUT_MAC_STATS_40G_TX_SIZE_BINS_LBN 6
13999 #define MC_CMD_GET_CAPABILITIES_V6_OUT_MAC_STATS_40G_TX_SIZE_BINS_WIDTH 1
14000 #define MC_CMD_GET_CAPABILITIES_V6_OUT_INIT_EVQ_TYPE_SUPPORTED_OFST 20
14001 #define MC_CMD_GET_CAPABILITIES_V6_OUT_INIT_EVQ_TYPE_SUPPORTED_LBN 7
14002 #define MC_CMD_GET_CAPABILITIES_V6_OUT_INIT_EVQ_TYPE_SUPPORTED_WIDTH 1
14003 #define MC_CMD_GET_CAPABILITIES_V6_OUT_INIT_EVQ_V2_OFST 20
14004 #define MC_CMD_GET_CAPABILITIES_V6_OUT_INIT_EVQ_V2_LBN 7
14005 #define MC_CMD_GET_CAPABILITIES_V6_OUT_INIT_EVQ_V2_WIDTH 1
14006 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TX_MAC_TIMESTAMPING_OFST 20
14007 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TX_MAC_TIMESTAMPING_LBN 8
14008 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TX_MAC_TIMESTAMPING_WIDTH 1
14009 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TX_TIMESTAMP_OFST 20
14010 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TX_TIMESTAMP_LBN 9
14011 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TX_TIMESTAMP_WIDTH 1
14012 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RX_SNIFF_OFST 20
14013 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RX_SNIFF_LBN 10
14014 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RX_SNIFF_WIDTH 1
14015 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TX_SNIFF_OFST 20
14016 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TX_SNIFF_LBN 11
14017 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TX_SNIFF_WIDTH 1
14018 #define MC_CMD_GET_CAPABILITIES_V6_OUT_NVRAM_UPDATE_REPORT_VERIFY_RESULT_OFST 20
14019 #define MC_CMD_GET_CAPABILITIES_V6_OUT_NVRAM_UPDATE_REPORT_VERIFY_RESULT_LBN 12
14020 #define MC_CMD_GET_CAPABILITIES_V6_OUT_NVRAM_UPDATE_REPORT_VERIFY_RESULT_WIDTH 1
14021 #define MC_CMD_GET_CAPABILITIES_V6_OUT_MCDI_BACKGROUND_OFST 20
14022 #define MC_CMD_GET_CAPABILITIES_V6_OUT_MCDI_BACKGROUND_LBN 13
14023 #define MC_CMD_GET_CAPABILITIES_V6_OUT_MCDI_BACKGROUND_WIDTH 1
14024 #define MC_CMD_GET_CAPABILITIES_V6_OUT_MCDI_DB_RETURN_OFST 20
14025 #define MC_CMD_GET_CAPABILITIES_V6_OUT_MCDI_DB_RETURN_LBN 14
14026 #define MC_CMD_GET_CAPABILITIES_V6_OUT_MCDI_DB_RETURN_WIDTH 1
14027 #define MC_CMD_GET_CAPABILITIES_V6_OUT_CTPIO_OFST 20
14028 #define MC_CMD_GET_CAPABILITIES_V6_OUT_CTPIO_LBN 15
14029 #define MC_CMD_GET_CAPABILITIES_V6_OUT_CTPIO_WIDTH 1
14030 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TSA_SUPPORT_OFST 20
14031 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TSA_SUPPORT_LBN 16
14032 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TSA_SUPPORT_WIDTH 1
14033 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TSA_BOUND_OFST 20
14034 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TSA_BOUND_LBN 17
14035 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TSA_BOUND_WIDTH 1
14036 #define MC_CMD_GET_CAPABILITIES_V6_OUT_SF_ADAPTER_AUTHENTICATION_OFST 20
14037 #define MC_CMD_GET_CAPABILITIES_V6_OUT_SF_ADAPTER_AUTHENTICATION_LBN 18
14038 #define MC_CMD_GET_CAPABILITIES_V6_OUT_SF_ADAPTER_AUTHENTICATION_WIDTH 1
14039 #define MC_CMD_GET_CAPABILITIES_V6_OUT_FILTER_ACTION_FLAG_OFST 20
14040 #define MC_CMD_GET_CAPABILITIES_V6_OUT_FILTER_ACTION_FLAG_LBN 19
14041 #define MC_CMD_GET_CAPABILITIES_V6_OUT_FILTER_ACTION_FLAG_WIDTH 1
14042 #define MC_CMD_GET_CAPABILITIES_V6_OUT_FILTER_ACTION_MARK_OFST 20
14043 #define MC_CMD_GET_CAPABILITIES_V6_OUT_FILTER_ACTION_MARK_LBN 20
14044 #define MC_CMD_GET_CAPABILITIES_V6_OUT_FILTER_ACTION_MARK_WIDTH 1
14045 #define MC_CMD_GET_CAPABILITIES_V6_OUT_EQUAL_STRIDE_SUPER_BUFFER_OFST 20
14046 #define MC_CMD_GET_CAPABILITIES_V6_OUT_EQUAL_STRIDE_SUPER_BUFFER_LBN 21
14047 #define MC_CMD_GET_CAPABILITIES_V6_OUT_EQUAL_STRIDE_SUPER_BUFFER_WIDTH 1
14048 #define MC_CMD_GET_CAPABILITIES_V6_OUT_EQUAL_STRIDE_PACKED_STREAM_OFST 20
14049 #define MC_CMD_GET_CAPABILITIES_V6_OUT_EQUAL_STRIDE_PACKED_STREAM_LBN 21
14050 #define MC_CMD_GET_CAPABILITIES_V6_OUT_EQUAL_STRIDE_PACKED_STREAM_WIDTH 1
14051 #define MC_CMD_GET_CAPABILITIES_V6_OUT_L3XUDP_SUPPORT_OFST 20
14052 #define MC_CMD_GET_CAPABILITIES_V6_OUT_L3XUDP_SUPPORT_LBN 22
14053 #define MC_CMD_GET_CAPABILITIES_V6_OUT_L3XUDP_SUPPORT_WIDTH 1
14054 #define MC_CMD_GET_CAPABILITIES_V6_OUT_FW_SUBVARIANT_NO_TX_CSUM_OFST 20
14055 #define MC_CMD_GET_CAPABILITIES_V6_OUT_FW_SUBVARIANT_NO_TX_CSUM_LBN 23
14056 #define MC_CMD_GET_CAPABILITIES_V6_OUT_FW_SUBVARIANT_NO_TX_CSUM_WIDTH 1
14057 #define MC_CMD_GET_CAPABILITIES_V6_OUT_VI_SPREADING_OFST 20
14058 #define MC_CMD_GET_CAPABILITIES_V6_OUT_VI_SPREADING_LBN 24
14059 #define MC_CMD_GET_CAPABILITIES_V6_OUT_VI_SPREADING_WIDTH 1
14060 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RXDP_HLB_IDLE_OFST 20
14061 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RXDP_HLB_IDLE_LBN 25
14062 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RXDP_HLB_IDLE_WIDTH 1
14063 #define MC_CMD_GET_CAPABILITIES_V6_OUT_INIT_RXQ_NO_CONT_EV_OFST 20
14064 #define MC_CMD_GET_CAPABILITIES_V6_OUT_INIT_RXQ_NO_CONT_EV_LBN 26
14065 #define MC_CMD_GET_CAPABILITIES_V6_OUT_INIT_RXQ_NO_CONT_EV_WIDTH 1
14066 #define MC_CMD_GET_CAPABILITIES_V6_OUT_INIT_RXQ_WITH_BUFFER_SIZE_OFST 20
14067 #define MC_CMD_GET_CAPABILITIES_V6_OUT_INIT_RXQ_WITH_BUFFER_SIZE_LBN 27
14068 #define MC_CMD_GET_CAPABILITIES_V6_OUT_INIT_RXQ_WITH_BUFFER_SIZE_WIDTH 1
14069 #define MC_CMD_GET_CAPABILITIES_V6_OUT_BUNDLE_UPDATE_OFST 20
14070 #define MC_CMD_GET_CAPABILITIES_V6_OUT_BUNDLE_UPDATE_LBN 28
14071 #define MC_CMD_GET_CAPABILITIES_V6_OUT_BUNDLE_UPDATE_WIDTH 1
14072 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TX_TSO_V3_OFST 20
14073 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TX_TSO_V3_LBN 29
14074 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TX_TSO_V3_WIDTH 1
14075 #define MC_CMD_GET_CAPABILITIES_V6_OUT_DYNAMIC_SENSORS_OFST 20
14076 #define MC_CMD_GET_CAPABILITIES_V6_OUT_DYNAMIC_SENSORS_LBN 30
14077 #define MC_CMD_GET_CAPABILITIES_V6_OUT_DYNAMIC_SENSORS_WIDTH 1
14078 #define MC_CMD_GET_CAPABILITIES_V6_OUT_NVRAM_UPDATE_POLL_VERIFY_RESULT_OFST 20
14079 #define MC_CMD_GET_CAPABILITIES_V6_OUT_NVRAM_UPDATE_POLL_VERIFY_RESULT_LBN 31
14080 #define MC_CMD_GET_CAPABILITIES_V6_OUT_NVRAM_UPDATE_POLL_VERIFY_RESULT_WIDTH 1
14081 /* Number of FATSOv2 contexts per datapath supported by this NIC (when
14082  * TX_TSO_V2 == 1). Not present on older firmware (check the length).
14083  */
14084 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TX_TSO_V2_N_CONTEXTS_OFST 24
14085 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TX_TSO_V2_N_CONTEXTS_LEN 2
14086 /* One byte per PF containing the number of the external port assigned to this
14087  * PF, indexed by PF number. Special values indicate that a PF is either not
14088  * present or not assigned.
14089  */
14090 #define MC_CMD_GET_CAPABILITIES_V6_OUT_PFS_TO_PORTS_ASSIGNMENT_OFST 26
14091 #define MC_CMD_GET_CAPABILITIES_V6_OUT_PFS_TO_PORTS_ASSIGNMENT_LEN 1
14092 #define MC_CMD_GET_CAPABILITIES_V6_OUT_PFS_TO_PORTS_ASSIGNMENT_NUM 16
14093 /* enum: The caller is not permitted to access information on this PF. */
14094 #define MC_CMD_GET_CAPABILITIES_V6_OUT_ACCESS_NOT_PERMITTED 0xff
14095 /* enum: PF does not exist. */
14096 #define MC_CMD_GET_CAPABILITIES_V6_OUT_PF_NOT_PRESENT 0xfe
14097 /* enum: PF does exist but is not assigned to any external port. */
14098 #define MC_CMD_GET_CAPABILITIES_V6_OUT_PF_NOT_ASSIGNED 0xfd
14099 /* enum: This value indicates that PF is assigned, but it cannot be expressed
14100  * in this field. It is intended for a possible future situation where a more
14101  * complex scheme of PFs to ports mapping is being used. The future driver
14102  * should look for a new field supporting the new scheme. The current/old
14103  * driver should treat this value as PF_NOT_ASSIGNED.
14104  */
14105 #define MC_CMD_GET_CAPABILITIES_V6_OUT_INCOMPATIBLE_ASSIGNMENT 0xfc
14106 /* One byte per PF containing the number of its VFs, indexed by PF number. A
14107  * special value indicates that a PF is not present.
14108  */
14109 #define MC_CMD_GET_CAPABILITIES_V6_OUT_NUM_VFS_PER_PF_OFST 42
14110 #define MC_CMD_GET_CAPABILITIES_V6_OUT_NUM_VFS_PER_PF_LEN 1
14111 #define MC_CMD_GET_CAPABILITIES_V6_OUT_NUM_VFS_PER_PF_NUM 16
14112 /* enum: The caller is not permitted to access information on this PF. */
14113 /*               MC_CMD_GET_CAPABILITIES_V6_OUT_ACCESS_NOT_PERMITTED 0xff */
14114 /* enum: PF does not exist. */
14115 /*               MC_CMD_GET_CAPABILITIES_V6_OUT_PF_NOT_PRESENT 0xfe */
14116 /* Number of VIs available for each external port */
14117 #define MC_CMD_GET_CAPABILITIES_V6_OUT_NUM_VIS_PER_PORT_OFST 58
14118 #define MC_CMD_GET_CAPABILITIES_V6_OUT_NUM_VIS_PER_PORT_LEN 2
14119 #define MC_CMD_GET_CAPABILITIES_V6_OUT_NUM_VIS_PER_PORT_NUM 4
14120 /* Size of RX descriptor cache expressed as binary logarithm The actual size
14121  * equals (2 ^ RX_DESC_CACHE_SIZE)
14122  */
14123 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RX_DESC_CACHE_SIZE_OFST 66
14124 #define MC_CMD_GET_CAPABILITIES_V6_OUT_RX_DESC_CACHE_SIZE_LEN 1
14125 /* Size of TX descriptor cache expressed as binary logarithm The actual size
14126  * equals (2 ^ TX_DESC_CACHE_SIZE)
14127  */
14128 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TX_DESC_CACHE_SIZE_OFST 67
14129 #define MC_CMD_GET_CAPABILITIES_V6_OUT_TX_DESC_CACHE_SIZE_LEN 1
14130 /* Total number of available PIO buffers */
14131 #define MC_CMD_GET_CAPABILITIES_V6_OUT_NUM_PIO_BUFFS_OFST 68
14132 #define MC_CMD_GET_CAPABILITIES_V6_OUT_NUM_PIO_BUFFS_LEN 2
14133 /* Size of a single PIO buffer */
14134 #define MC_CMD_GET_CAPABILITIES_V6_OUT_SIZE_PIO_BUFF_OFST 70
14135 #define MC_CMD_GET_CAPABILITIES_V6_OUT_SIZE_PIO_BUFF_LEN 2
14136 /* On chips later than Medford the amount of address space assigned to each VI
14137  * is configurable. This is a global setting that the driver must query to
14138  * discover the VI to address mapping. Cut-through PIO (CTPIO) is not available
14139  * with 8k VI windows.
14140  */
14141 #define MC_CMD_GET_CAPABILITIES_V6_OUT_VI_WINDOW_MODE_OFST 72
14142 #define MC_CMD_GET_CAPABILITIES_V6_OUT_VI_WINDOW_MODE_LEN 1
14143 /* enum: Each VI occupies 8k as on Huntington and Medford. PIO is at offset 4k.
14144  * CTPIO is not mapped.
14145  */
14146 #define MC_CMD_GET_CAPABILITIES_V6_OUT_VI_WINDOW_MODE_8K 0x0
14147 /* enum: Each VI occupies 16k. PIO is at offset 4k. CTPIO is at offset 12k. */
14148 #define MC_CMD_GET_CAPABILITIES_V6_OUT_VI_WINDOW_MODE_16K 0x1
14149 /* enum: Each VI occupies 64k. PIO is at offset 4k. CTPIO is at offset 12k. */
14150 #define MC_CMD_GET_CAPABILITIES_V6_OUT_VI_WINDOW_MODE_64K 0x2
14151 /* Number of vFIFOs per adapter that can be used for VFIFO Stuffing
14152  * (SF-115995-SW) in the present configuration of firmware and port mode.
14153  */
14154 #define MC_CMD_GET_CAPABILITIES_V6_OUT_VFIFO_STUFFING_NUM_VFIFOS_OFST 73
14155 #define MC_CMD_GET_CAPABILITIES_V6_OUT_VFIFO_STUFFING_NUM_VFIFOS_LEN 1
14156 /* Number of buffers per adapter that can be used for VFIFO Stuffing
14157  * (SF-115995-SW) in the present configuration of firmware and port mode.
14158  */
14159 #define MC_CMD_GET_CAPABILITIES_V6_OUT_VFIFO_STUFFING_NUM_CP_BUFFERS_OFST 74
14160 #define MC_CMD_GET_CAPABILITIES_V6_OUT_VFIFO_STUFFING_NUM_CP_BUFFERS_LEN 2
14161 /* Entry count in the MAC stats array, including the final GENERATION_END
14162  * entry. For MAC stats DMA, drivers should allocate a buffer large enough to
14163  * hold at least this many 64-bit stats values, if they wish to receive all
14164  * available stats. If the buffer is shorter than MAC_STATS_NUM_STATS * 8, the
14165  * stats array returned will be truncated.
14166  */
14167 #define MC_CMD_GET_CAPABILITIES_V6_OUT_MAC_STATS_NUM_STATS_OFST 76
14168 #define MC_CMD_GET_CAPABILITIES_V6_OUT_MAC_STATS_NUM_STATS_LEN 2
14169 /* Maximum supported value for MC_CMD_FILTER_OP_V3/MATCH_MARK_VALUE. This field
14170  * will only be non-zero if MC_CMD_GET_CAPABILITIES/FILTER_ACTION_MARK is set.
14171  */
14172 #define MC_CMD_GET_CAPABILITIES_V6_OUT_FILTER_ACTION_MARK_MAX_OFST 80
14173 #define MC_CMD_GET_CAPABILITIES_V6_OUT_FILTER_ACTION_MARK_MAX_LEN 4
14174 /* On devices where the INIT_RXQ_WITH_BUFFER_SIZE flag (in
14175  * GET_CAPABILITIES_OUT_V2) is set, drivers have to specify a buffer size when
14176  * they create an RX queue. Due to hardware limitations, only a small number of
14177  * different buffer sizes may be available concurrently. Nonzero entries in
14178  * this array are the sizes of buffers which the system guarantees will be
14179  * available for use. If the list is empty, there are no limitations on
14180  * concurrent buffer sizes.
14181  */
14182 #define MC_CMD_GET_CAPABILITIES_V6_OUT_GUARANTEED_RX_BUFFER_SIZES_OFST 84
14183 #define MC_CMD_GET_CAPABILITIES_V6_OUT_GUARANTEED_RX_BUFFER_SIZES_LEN 4
14184 #define MC_CMD_GET_CAPABILITIES_V6_OUT_GUARANTEED_RX_BUFFER_SIZES_NUM 16
14185
14186 /* MC_CMD_GET_CAPABILITIES_V7_OUT msgresponse */
14187 #define MC_CMD_GET_CAPABILITIES_V7_OUT_LEN 152
14188 /* First word of flags. */
14189 #define MC_CMD_GET_CAPABILITIES_V7_OUT_FLAGS1_OFST 0
14190 #define MC_CMD_GET_CAPABILITIES_V7_OUT_FLAGS1_LEN 4
14191 #define MC_CMD_GET_CAPABILITIES_V7_OUT_VPORT_RECONFIGURE_OFST 0
14192 #define MC_CMD_GET_CAPABILITIES_V7_OUT_VPORT_RECONFIGURE_LBN 3
14193 #define MC_CMD_GET_CAPABILITIES_V7_OUT_VPORT_RECONFIGURE_WIDTH 1
14194 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TX_STRIPING_OFST 0
14195 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TX_STRIPING_LBN 4
14196 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TX_STRIPING_WIDTH 1
14197 #define MC_CMD_GET_CAPABILITIES_V7_OUT_VADAPTOR_QUERY_OFST 0
14198 #define MC_CMD_GET_CAPABILITIES_V7_OUT_VADAPTOR_QUERY_LBN 5
14199 #define MC_CMD_GET_CAPABILITIES_V7_OUT_VADAPTOR_QUERY_WIDTH 1
14200 #define MC_CMD_GET_CAPABILITIES_V7_OUT_EVB_PORT_VLAN_RESTRICT_OFST 0
14201 #define MC_CMD_GET_CAPABILITIES_V7_OUT_EVB_PORT_VLAN_RESTRICT_LBN 6
14202 #define MC_CMD_GET_CAPABILITIES_V7_OUT_EVB_PORT_VLAN_RESTRICT_WIDTH 1
14203 #define MC_CMD_GET_CAPABILITIES_V7_OUT_DRV_ATTACH_PREBOOT_OFST 0
14204 #define MC_CMD_GET_CAPABILITIES_V7_OUT_DRV_ATTACH_PREBOOT_LBN 7
14205 #define MC_CMD_GET_CAPABILITIES_V7_OUT_DRV_ATTACH_PREBOOT_WIDTH 1
14206 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RX_FORCE_EVENT_MERGING_OFST 0
14207 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RX_FORCE_EVENT_MERGING_LBN 8
14208 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RX_FORCE_EVENT_MERGING_WIDTH 1
14209 #define MC_CMD_GET_CAPABILITIES_V7_OUT_SET_MAC_ENHANCED_OFST 0
14210 #define MC_CMD_GET_CAPABILITIES_V7_OUT_SET_MAC_ENHANCED_LBN 9
14211 #define MC_CMD_GET_CAPABILITIES_V7_OUT_SET_MAC_ENHANCED_WIDTH 1
14212 #define MC_CMD_GET_CAPABILITIES_V7_OUT_UNKNOWN_UCAST_DST_FILTER_ALWAYS_MULTI_RECIPIENT_OFST 0
14213 #define MC_CMD_GET_CAPABILITIES_V7_OUT_UNKNOWN_UCAST_DST_FILTER_ALWAYS_MULTI_RECIPIENT_LBN 10
14214 #define MC_CMD_GET_CAPABILITIES_V7_OUT_UNKNOWN_UCAST_DST_FILTER_ALWAYS_MULTI_RECIPIENT_WIDTH 1
14215 #define MC_CMD_GET_CAPABILITIES_V7_OUT_VADAPTOR_PERMIT_SET_MAC_WHEN_FILTERS_INSTALLED_OFST 0
14216 #define MC_CMD_GET_CAPABILITIES_V7_OUT_VADAPTOR_PERMIT_SET_MAC_WHEN_FILTERS_INSTALLED_LBN 11
14217 #define MC_CMD_GET_CAPABILITIES_V7_OUT_VADAPTOR_PERMIT_SET_MAC_WHEN_FILTERS_INSTALLED_WIDTH 1
14218 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TX_MAC_SECURITY_FILTERING_OFST 0
14219 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TX_MAC_SECURITY_FILTERING_LBN 12
14220 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TX_MAC_SECURITY_FILTERING_WIDTH 1
14221 #define MC_CMD_GET_CAPABILITIES_V7_OUT_ADDITIONAL_RSS_MODES_OFST 0
14222 #define MC_CMD_GET_CAPABILITIES_V7_OUT_ADDITIONAL_RSS_MODES_LBN 13
14223 #define MC_CMD_GET_CAPABILITIES_V7_OUT_ADDITIONAL_RSS_MODES_WIDTH 1
14224 #define MC_CMD_GET_CAPABILITIES_V7_OUT_QBB_OFST 0
14225 #define MC_CMD_GET_CAPABILITIES_V7_OUT_QBB_LBN 14
14226 #define MC_CMD_GET_CAPABILITIES_V7_OUT_QBB_WIDTH 1
14227 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RX_PACKED_STREAM_VAR_BUFFERS_OFST 0
14228 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RX_PACKED_STREAM_VAR_BUFFERS_LBN 15
14229 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RX_PACKED_STREAM_VAR_BUFFERS_WIDTH 1
14230 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RX_RSS_LIMITED_OFST 0
14231 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RX_RSS_LIMITED_LBN 16
14232 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RX_RSS_LIMITED_WIDTH 1
14233 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RX_PACKED_STREAM_OFST 0
14234 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RX_PACKED_STREAM_LBN 17
14235 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RX_PACKED_STREAM_WIDTH 1
14236 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RX_INCLUDE_FCS_OFST 0
14237 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RX_INCLUDE_FCS_LBN 18
14238 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RX_INCLUDE_FCS_WIDTH 1
14239 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TX_VLAN_INSERTION_OFST 0
14240 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TX_VLAN_INSERTION_LBN 19
14241 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TX_VLAN_INSERTION_WIDTH 1
14242 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RX_VLAN_STRIPPING_OFST 0
14243 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RX_VLAN_STRIPPING_LBN 20
14244 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RX_VLAN_STRIPPING_WIDTH 1
14245 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TX_TSO_OFST 0
14246 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TX_TSO_LBN 21
14247 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TX_TSO_WIDTH 1
14248 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RX_PREFIX_LEN_0_OFST 0
14249 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RX_PREFIX_LEN_0_LBN 22
14250 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RX_PREFIX_LEN_0_WIDTH 1
14251 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RX_PREFIX_LEN_14_OFST 0
14252 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RX_PREFIX_LEN_14_LBN 23
14253 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RX_PREFIX_LEN_14_WIDTH 1
14254 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RX_TIMESTAMP_OFST 0
14255 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RX_TIMESTAMP_LBN 24
14256 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RX_TIMESTAMP_WIDTH 1
14257 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RX_BATCHING_OFST 0
14258 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RX_BATCHING_LBN 25
14259 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RX_BATCHING_WIDTH 1
14260 #define MC_CMD_GET_CAPABILITIES_V7_OUT_MCAST_FILTER_CHAINING_OFST 0
14261 #define MC_CMD_GET_CAPABILITIES_V7_OUT_MCAST_FILTER_CHAINING_LBN 26
14262 #define MC_CMD_GET_CAPABILITIES_V7_OUT_MCAST_FILTER_CHAINING_WIDTH 1
14263 #define MC_CMD_GET_CAPABILITIES_V7_OUT_PM_AND_RXDP_COUNTERS_OFST 0
14264 #define MC_CMD_GET_CAPABILITIES_V7_OUT_PM_AND_RXDP_COUNTERS_LBN 27
14265 #define MC_CMD_GET_CAPABILITIES_V7_OUT_PM_AND_RXDP_COUNTERS_WIDTH 1
14266 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RX_DISABLE_SCATTER_OFST 0
14267 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RX_DISABLE_SCATTER_LBN 28
14268 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RX_DISABLE_SCATTER_WIDTH 1
14269 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TX_MCAST_UDP_LOOPBACK_OFST 0
14270 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TX_MCAST_UDP_LOOPBACK_LBN 29
14271 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TX_MCAST_UDP_LOOPBACK_WIDTH 1
14272 #define MC_CMD_GET_CAPABILITIES_V7_OUT_EVB_OFST 0
14273 #define MC_CMD_GET_CAPABILITIES_V7_OUT_EVB_LBN 30
14274 #define MC_CMD_GET_CAPABILITIES_V7_OUT_EVB_WIDTH 1
14275 #define MC_CMD_GET_CAPABILITIES_V7_OUT_VXLAN_NVGRE_OFST 0
14276 #define MC_CMD_GET_CAPABILITIES_V7_OUT_VXLAN_NVGRE_LBN 31
14277 #define MC_CMD_GET_CAPABILITIES_V7_OUT_VXLAN_NVGRE_WIDTH 1
14278 /* RxDPCPU firmware id. */
14279 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RX_DPCPU_FW_ID_OFST 4
14280 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RX_DPCPU_FW_ID_LEN 2
14281 /* enum: Standard RXDP firmware */
14282 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RXDP 0x0
14283 /* enum: Low latency RXDP firmware */
14284 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RXDP_LOW_LATENCY 0x1
14285 /* enum: Packed stream RXDP firmware */
14286 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RXDP_PACKED_STREAM 0x2
14287 /* enum: Rules engine RXDP firmware */
14288 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RXDP_RULES_ENGINE 0x5
14289 /* enum: DPDK RXDP firmware */
14290 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RXDP_DPDK 0x6
14291 /* enum: BIST RXDP firmware */
14292 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RXDP_BIST 0x10a
14293 /* enum: RXDP Test firmware image 1 */
14294 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RXDP_TEST_FW_TO_MC_CUT_THROUGH 0x101
14295 /* enum: RXDP Test firmware image 2 */
14296 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RXDP_TEST_FW_TO_MC_STORE_FORWARD 0x102
14297 /* enum: RXDP Test firmware image 3 */
14298 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RXDP_TEST_FW_TO_MC_STORE_FORWARD_FIRST 0x103
14299 /* enum: RXDP Test firmware image 4 */
14300 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RXDP_TEST_EVERY_EVENT_BATCHABLE 0x104
14301 /* enum: RXDP Test firmware image 5 */
14302 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RXDP_TEST_BACKPRESSURE 0x105
14303 /* enum: RXDP Test firmware image 6 */
14304 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RXDP_TEST_FW_PACKET_EDITS 0x106
14305 /* enum: RXDP Test firmware image 7 */
14306 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RXDP_TEST_FW_RX_HDR_SPLIT 0x107
14307 /* enum: RXDP Test firmware image 8 */
14308 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RXDP_TEST_FW_DISABLE_DL 0x108
14309 /* enum: RXDP Test firmware image 9 */
14310 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RXDP_TEST_FW_DOORBELL_DELAY 0x10b
14311 /* enum: RXDP Test firmware image 10 */
14312 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RXDP_TEST_FW_SLOW 0x10c
14313 /* TxDPCPU firmware id. */
14314 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TX_DPCPU_FW_ID_OFST 6
14315 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TX_DPCPU_FW_ID_LEN 2
14316 /* enum: Standard TXDP firmware */
14317 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TXDP 0x0
14318 /* enum: Low latency TXDP firmware */
14319 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TXDP_LOW_LATENCY 0x1
14320 /* enum: High packet rate TXDP firmware */
14321 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TXDP_HIGH_PACKET_RATE 0x3
14322 /* enum: Rules engine TXDP firmware */
14323 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TXDP_RULES_ENGINE 0x5
14324 /* enum: DPDK TXDP firmware */
14325 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TXDP_DPDK 0x6
14326 /* enum: BIST TXDP firmware */
14327 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TXDP_BIST 0x12d
14328 /* enum: TXDP Test firmware image 1 */
14329 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TXDP_TEST_FW_TSO_EDIT 0x101
14330 /* enum: TXDP Test firmware image 2 */
14331 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TXDP_TEST_FW_PACKET_EDITS 0x102
14332 /* enum: TXDP CSR bus test firmware */
14333 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TXDP_TEST_FW_CSR 0x103
14334 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RXPD_FW_VERSION_OFST 8
14335 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RXPD_FW_VERSION_LEN 2
14336 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RXPD_FW_VERSION_REV_OFST 8
14337 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RXPD_FW_VERSION_REV_LBN 0
14338 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RXPD_FW_VERSION_REV_WIDTH 12
14339 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RXPD_FW_VERSION_TYPE_OFST 8
14340 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RXPD_FW_VERSION_TYPE_LBN 12
14341 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RXPD_FW_VERSION_TYPE_WIDTH 4
14342 /* enum: reserved value - do not use (may indicate alternative interpretation
14343  * of REV field in future)
14344  */
14345 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RXPD_FW_TYPE_RESERVED 0x0
14346 /* enum: Trivial RX PD firmware for early Huntington development (Huntington
14347  * development only)
14348  */
14349 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RXPD_FW_TYPE_FIRST_PKT 0x1
14350 /* enum: RX PD firmware for telemetry prototyping (Medford2 development only)
14351  */
14352 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RXPD_FW_TYPE_TESTFW_TELEMETRY 0x1
14353 /* enum: RX PD firmware with approximately Siena-compatible behaviour
14354  * (Huntington development only)
14355  */
14356 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RXPD_FW_TYPE_SIENA_COMPAT 0x2
14357 /* enum: Full featured RX PD production firmware */
14358 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RXPD_FW_TYPE_FULL_FEATURED 0x3
14359 /* enum: (deprecated original name for the FULL_FEATURED variant) */
14360 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RXPD_FW_TYPE_VSWITCH 0x3
14361 /* enum: siena_compat variant RX PD firmware using PM rather than MAC
14362  * (Huntington development only)
14363  */
14364 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RXPD_FW_TYPE_SIENA_COMPAT_PM 0x4
14365 /* enum: Low latency RX PD production firmware */
14366 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RXPD_FW_TYPE_LOW_LATENCY 0x5
14367 /* enum: Packed stream RX PD production firmware */
14368 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RXPD_FW_TYPE_PACKED_STREAM 0x6
14369 /* enum: RX PD firmware handling layer 2 only for high packet rate performance
14370  * tests (Medford development only)
14371  */
14372 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RXPD_FW_TYPE_LAYER2_PERF 0x7
14373 /* enum: Rules engine RX PD production firmware */
14374 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RXPD_FW_TYPE_RULES_ENGINE 0x8
14375 /* enum: Custom firmware variant (see SF-119495-PD and bug69716) */
14376 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RXPD_FW_TYPE_L3XUDP 0x9
14377 /* enum: DPDK RX PD production firmware */
14378 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RXPD_FW_TYPE_DPDK 0xa
14379 /* enum: RX PD firmware for GUE parsing prototype (Medford development only) */
14380 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RXPD_FW_TYPE_TESTFW_GUE_PROTOTYPE 0xe
14381 /* enum: RX PD firmware parsing but not filtering network overlay tunnel
14382  * encapsulations (Medford development only)
14383  */
14384 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RXPD_FW_TYPE_TESTFW_ENCAP_PARSING_ONLY 0xf
14385 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TXPD_FW_VERSION_OFST 10
14386 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TXPD_FW_VERSION_LEN 2
14387 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TXPD_FW_VERSION_REV_OFST 10
14388 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TXPD_FW_VERSION_REV_LBN 0
14389 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TXPD_FW_VERSION_REV_WIDTH 12
14390 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TXPD_FW_VERSION_TYPE_OFST 10
14391 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TXPD_FW_VERSION_TYPE_LBN 12
14392 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TXPD_FW_VERSION_TYPE_WIDTH 4
14393 /* enum: reserved value - do not use (may indicate alternative interpretation
14394  * of REV field in future)
14395  */
14396 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TXPD_FW_TYPE_RESERVED 0x0
14397 /* enum: Trivial TX PD firmware for early Huntington development (Huntington
14398  * development only)
14399  */
14400 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TXPD_FW_TYPE_FIRST_PKT 0x1
14401 /* enum: TX PD firmware for telemetry prototyping (Medford2 development only)
14402  */
14403 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TXPD_FW_TYPE_TESTFW_TELEMETRY 0x1
14404 /* enum: TX PD firmware with approximately Siena-compatible behaviour
14405  * (Huntington development only)
14406  */
14407 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TXPD_FW_TYPE_SIENA_COMPAT 0x2
14408 /* enum: Full featured TX PD production firmware */
14409 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TXPD_FW_TYPE_FULL_FEATURED 0x3
14410 /* enum: (deprecated original name for the FULL_FEATURED variant) */
14411 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TXPD_FW_TYPE_VSWITCH 0x3
14412 /* enum: siena_compat variant TX PD firmware using PM rather than MAC
14413  * (Huntington development only)
14414  */
14415 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TXPD_FW_TYPE_SIENA_COMPAT_PM 0x4
14416 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TXPD_FW_TYPE_LOW_LATENCY 0x5 /* enum */
14417 /* enum: TX PD firmware handling layer 2 only for high packet rate performance
14418  * tests (Medford development only)
14419  */
14420 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TXPD_FW_TYPE_LAYER2_PERF 0x7
14421 /* enum: Rules engine TX PD production firmware */
14422 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TXPD_FW_TYPE_RULES_ENGINE 0x8
14423 /* enum: Custom firmware variant (see SF-119495-PD and bug69716) */
14424 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TXPD_FW_TYPE_L3XUDP 0x9
14425 /* enum: DPDK TX PD production firmware */
14426 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TXPD_FW_TYPE_DPDK 0xa
14427 /* enum: RX PD firmware for GUE parsing prototype (Medford development only) */
14428 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TXPD_FW_TYPE_TESTFW_GUE_PROTOTYPE 0xe
14429 /* Hardware capabilities of NIC */
14430 #define MC_CMD_GET_CAPABILITIES_V7_OUT_HW_CAPABILITIES_OFST 12
14431 #define MC_CMD_GET_CAPABILITIES_V7_OUT_HW_CAPABILITIES_LEN 4
14432 /* Licensed capabilities */
14433 #define MC_CMD_GET_CAPABILITIES_V7_OUT_LICENSE_CAPABILITIES_OFST 16
14434 #define MC_CMD_GET_CAPABILITIES_V7_OUT_LICENSE_CAPABILITIES_LEN 4
14435 /* Second word of flags. Not present on older firmware (check the length). */
14436 #define MC_CMD_GET_CAPABILITIES_V7_OUT_FLAGS2_OFST 20
14437 #define MC_CMD_GET_CAPABILITIES_V7_OUT_FLAGS2_LEN 4
14438 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TX_TSO_V2_OFST 20
14439 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TX_TSO_V2_LBN 0
14440 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TX_TSO_V2_WIDTH 1
14441 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TX_TSO_V2_ENCAP_OFST 20
14442 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TX_TSO_V2_ENCAP_LBN 1
14443 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TX_TSO_V2_ENCAP_WIDTH 1
14444 #define MC_CMD_GET_CAPABILITIES_V7_OUT_EVQ_TIMER_CTRL_OFST 20
14445 #define MC_CMD_GET_CAPABILITIES_V7_OUT_EVQ_TIMER_CTRL_LBN 2
14446 #define MC_CMD_GET_CAPABILITIES_V7_OUT_EVQ_TIMER_CTRL_WIDTH 1
14447 #define MC_CMD_GET_CAPABILITIES_V7_OUT_EVENT_CUT_THROUGH_OFST 20
14448 #define MC_CMD_GET_CAPABILITIES_V7_OUT_EVENT_CUT_THROUGH_LBN 3
14449 #define MC_CMD_GET_CAPABILITIES_V7_OUT_EVENT_CUT_THROUGH_WIDTH 1
14450 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RX_CUT_THROUGH_OFST 20
14451 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RX_CUT_THROUGH_LBN 4
14452 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RX_CUT_THROUGH_WIDTH 1
14453 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TX_VFIFO_ULL_MODE_OFST 20
14454 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TX_VFIFO_ULL_MODE_LBN 5
14455 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TX_VFIFO_ULL_MODE_WIDTH 1
14456 #define MC_CMD_GET_CAPABILITIES_V7_OUT_MAC_STATS_40G_TX_SIZE_BINS_OFST 20
14457 #define MC_CMD_GET_CAPABILITIES_V7_OUT_MAC_STATS_40G_TX_SIZE_BINS_LBN 6
14458 #define MC_CMD_GET_CAPABILITIES_V7_OUT_MAC_STATS_40G_TX_SIZE_BINS_WIDTH 1
14459 #define MC_CMD_GET_CAPABILITIES_V7_OUT_INIT_EVQ_TYPE_SUPPORTED_OFST 20
14460 #define MC_CMD_GET_CAPABILITIES_V7_OUT_INIT_EVQ_TYPE_SUPPORTED_LBN 7
14461 #define MC_CMD_GET_CAPABILITIES_V7_OUT_INIT_EVQ_TYPE_SUPPORTED_WIDTH 1
14462 #define MC_CMD_GET_CAPABILITIES_V7_OUT_INIT_EVQ_V2_OFST 20
14463 #define MC_CMD_GET_CAPABILITIES_V7_OUT_INIT_EVQ_V2_LBN 7
14464 #define MC_CMD_GET_CAPABILITIES_V7_OUT_INIT_EVQ_V2_WIDTH 1
14465 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TX_MAC_TIMESTAMPING_OFST 20
14466 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TX_MAC_TIMESTAMPING_LBN 8
14467 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TX_MAC_TIMESTAMPING_WIDTH 1
14468 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TX_TIMESTAMP_OFST 20
14469 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TX_TIMESTAMP_LBN 9
14470 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TX_TIMESTAMP_WIDTH 1
14471 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RX_SNIFF_OFST 20
14472 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RX_SNIFF_LBN 10
14473 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RX_SNIFF_WIDTH 1
14474 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TX_SNIFF_OFST 20
14475 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TX_SNIFF_LBN 11
14476 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TX_SNIFF_WIDTH 1
14477 #define MC_CMD_GET_CAPABILITIES_V7_OUT_NVRAM_UPDATE_REPORT_VERIFY_RESULT_OFST 20
14478 #define MC_CMD_GET_CAPABILITIES_V7_OUT_NVRAM_UPDATE_REPORT_VERIFY_RESULT_LBN 12
14479 #define MC_CMD_GET_CAPABILITIES_V7_OUT_NVRAM_UPDATE_REPORT_VERIFY_RESULT_WIDTH 1
14480 #define MC_CMD_GET_CAPABILITIES_V7_OUT_MCDI_BACKGROUND_OFST 20
14481 #define MC_CMD_GET_CAPABILITIES_V7_OUT_MCDI_BACKGROUND_LBN 13
14482 #define MC_CMD_GET_CAPABILITIES_V7_OUT_MCDI_BACKGROUND_WIDTH 1
14483 #define MC_CMD_GET_CAPABILITIES_V7_OUT_MCDI_DB_RETURN_OFST 20
14484 #define MC_CMD_GET_CAPABILITIES_V7_OUT_MCDI_DB_RETURN_LBN 14
14485 #define MC_CMD_GET_CAPABILITIES_V7_OUT_MCDI_DB_RETURN_WIDTH 1
14486 #define MC_CMD_GET_CAPABILITIES_V7_OUT_CTPIO_OFST 20
14487 #define MC_CMD_GET_CAPABILITIES_V7_OUT_CTPIO_LBN 15
14488 #define MC_CMD_GET_CAPABILITIES_V7_OUT_CTPIO_WIDTH 1
14489 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TSA_SUPPORT_OFST 20
14490 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TSA_SUPPORT_LBN 16
14491 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TSA_SUPPORT_WIDTH 1
14492 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TSA_BOUND_OFST 20
14493 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TSA_BOUND_LBN 17
14494 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TSA_BOUND_WIDTH 1
14495 #define MC_CMD_GET_CAPABILITIES_V7_OUT_SF_ADAPTER_AUTHENTICATION_OFST 20
14496 #define MC_CMD_GET_CAPABILITIES_V7_OUT_SF_ADAPTER_AUTHENTICATION_LBN 18
14497 #define MC_CMD_GET_CAPABILITIES_V7_OUT_SF_ADAPTER_AUTHENTICATION_WIDTH 1
14498 #define MC_CMD_GET_CAPABILITIES_V7_OUT_FILTER_ACTION_FLAG_OFST 20
14499 #define MC_CMD_GET_CAPABILITIES_V7_OUT_FILTER_ACTION_FLAG_LBN 19
14500 #define MC_CMD_GET_CAPABILITIES_V7_OUT_FILTER_ACTION_FLAG_WIDTH 1
14501 #define MC_CMD_GET_CAPABILITIES_V7_OUT_FILTER_ACTION_MARK_OFST 20
14502 #define MC_CMD_GET_CAPABILITIES_V7_OUT_FILTER_ACTION_MARK_LBN 20
14503 #define MC_CMD_GET_CAPABILITIES_V7_OUT_FILTER_ACTION_MARK_WIDTH 1
14504 #define MC_CMD_GET_CAPABILITIES_V7_OUT_EQUAL_STRIDE_SUPER_BUFFER_OFST 20
14505 #define MC_CMD_GET_CAPABILITIES_V7_OUT_EQUAL_STRIDE_SUPER_BUFFER_LBN 21
14506 #define MC_CMD_GET_CAPABILITIES_V7_OUT_EQUAL_STRIDE_SUPER_BUFFER_WIDTH 1
14507 #define MC_CMD_GET_CAPABILITIES_V7_OUT_EQUAL_STRIDE_PACKED_STREAM_OFST 20
14508 #define MC_CMD_GET_CAPABILITIES_V7_OUT_EQUAL_STRIDE_PACKED_STREAM_LBN 21
14509 #define MC_CMD_GET_CAPABILITIES_V7_OUT_EQUAL_STRIDE_PACKED_STREAM_WIDTH 1
14510 #define MC_CMD_GET_CAPABILITIES_V7_OUT_L3XUDP_SUPPORT_OFST 20
14511 #define MC_CMD_GET_CAPABILITIES_V7_OUT_L3XUDP_SUPPORT_LBN 22
14512 #define MC_CMD_GET_CAPABILITIES_V7_OUT_L3XUDP_SUPPORT_WIDTH 1
14513 #define MC_CMD_GET_CAPABILITIES_V7_OUT_FW_SUBVARIANT_NO_TX_CSUM_OFST 20
14514 #define MC_CMD_GET_CAPABILITIES_V7_OUT_FW_SUBVARIANT_NO_TX_CSUM_LBN 23
14515 #define MC_CMD_GET_CAPABILITIES_V7_OUT_FW_SUBVARIANT_NO_TX_CSUM_WIDTH 1
14516 #define MC_CMD_GET_CAPABILITIES_V7_OUT_VI_SPREADING_OFST 20
14517 #define MC_CMD_GET_CAPABILITIES_V7_OUT_VI_SPREADING_LBN 24
14518 #define MC_CMD_GET_CAPABILITIES_V7_OUT_VI_SPREADING_WIDTH 1
14519 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RXDP_HLB_IDLE_OFST 20
14520 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RXDP_HLB_IDLE_LBN 25
14521 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RXDP_HLB_IDLE_WIDTH 1
14522 #define MC_CMD_GET_CAPABILITIES_V7_OUT_INIT_RXQ_NO_CONT_EV_OFST 20
14523 #define MC_CMD_GET_CAPABILITIES_V7_OUT_INIT_RXQ_NO_CONT_EV_LBN 26
14524 #define MC_CMD_GET_CAPABILITIES_V7_OUT_INIT_RXQ_NO_CONT_EV_WIDTH 1
14525 #define MC_CMD_GET_CAPABILITIES_V7_OUT_INIT_RXQ_WITH_BUFFER_SIZE_OFST 20
14526 #define MC_CMD_GET_CAPABILITIES_V7_OUT_INIT_RXQ_WITH_BUFFER_SIZE_LBN 27
14527 #define MC_CMD_GET_CAPABILITIES_V7_OUT_INIT_RXQ_WITH_BUFFER_SIZE_WIDTH 1
14528 #define MC_CMD_GET_CAPABILITIES_V7_OUT_BUNDLE_UPDATE_OFST 20
14529 #define MC_CMD_GET_CAPABILITIES_V7_OUT_BUNDLE_UPDATE_LBN 28
14530 #define MC_CMD_GET_CAPABILITIES_V7_OUT_BUNDLE_UPDATE_WIDTH 1
14531 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TX_TSO_V3_OFST 20
14532 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TX_TSO_V3_LBN 29
14533 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TX_TSO_V3_WIDTH 1
14534 #define MC_CMD_GET_CAPABILITIES_V7_OUT_DYNAMIC_SENSORS_OFST 20
14535 #define MC_CMD_GET_CAPABILITIES_V7_OUT_DYNAMIC_SENSORS_LBN 30
14536 #define MC_CMD_GET_CAPABILITIES_V7_OUT_DYNAMIC_SENSORS_WIDTH 1
14537 #define MC_CMD_GET_CAPABILITIES_V7_OUT_NVRAM_UPDATE_POLL_VERIFY_RESULT_OFST 20
14538 #define MC_CMD_GET_CAPABILITIES_V7_OUT_NVRAM_UPDATE_POLL_VERIFY_RESULT_LBN 31
14539 #define MC_CMD_GET_CAPABILITIES_V7_OUT_NVRAM_UPDATE_POLL_VERIFY_RESULT_WIDTH 1
14540 /* Number of FATSOv2 contexts per datapath supported by this NIC (when
14541  * TX_TSO_V2 == 1). Not present on older firmware (check the length).
14542  */
14543 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TX_TSO_V2_N_CONTEXTS_OFST 24
14544 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TX_TSO_V2_N_CONTEXTS_LEN 2
14545 /* One byte per PF containing the number of the external port assigned to this
14546  * PF, indexed by PF number. Special values indicate that a PF is either not
14547  * present or not assigned.
14548  */
14549 #define MC_CMD_GET_CAPABILITIES_V7_OUT_PFS_TO_PORTS_ASSIGNMENT_OFST 26
14550 #define MC_CMD_GET_CAPABILITIES_V7_OUT_PFS_TO_PORTS_ASSIGNMENT_LEN 1
14551 #define MC_CMD_GET_CAPABILITIES_V7_OUT_PFS_TO_PORTS_ASSIGNMENT_NUM 16
14552 /* enum: The caller is not permitted to access information on this PF. */
14553 #define MC_CMD_GET_CAPABILITIES_V7_OUT_ACCESS_NOT_PERMITTED 0xff
14554 /* enum: PF does not exist. */
14555 #define MC_CMD_GET_CAPABILITIES_V7_OUT_PF_NOT_PRESENT 0xfe
14556 /* enum: PF does exist but is not assigned to any external port. */
14557 #define MC_CMD_GET_CAPABILITIES_V7_OUT_PF_NOT_ASSIGNED 0xfd
14558 /* enum: This value indicates that PF is assigned, but it cannot be expressed
14559  * in this field. It is intended for a possible future situation where a more
14560  * complex scheme of PFs to ports mapping is being used. The future driver
14561  * should look for a new field supporting the new scheme. The current/old
14562  * driver should treat this value as PF_NOT_ASSIGNED.
14563  */
14564 #define MC_CMD_GET_CAPABILITIES_V7_OUT_INCOMPATIBLE_ASSIGNMENT 0xfc
14565 /* One byte per PF containing the number of its VFs, indexed by PF number. A
14566  * special value indicates that a PF is not present.
14567  */
14568 #define MC_CMD_GET_CAPABILITIES_V7_OUT_NUM_VFS_PER_PF_OFST 42
14569 #define MC_CMD_GET_CAPABILITIES_V7_OUT_NUM_VFS_PER_PF_LEN 1
14570 #define MC_CMD_GET_CAPABILITIES_V7_OUT_NUM_VFS_PER_PF_NUM 16
14571 /* enum: The caller is not permitted to access information on this PF. */
14572 /*               MC_CMD_GET_CAPABILITIES_V7_OUT_ACCESS_NOT_PERMITTED 0xff */
14573 /* enum: PF does not exist. */
14574 /*               MC_CMD_GET_CAPABILITIES_V7_OUT_PF_NOT_PRESENT 0xfe */
14575 /* Number of VIs available for each external port */
14576 #define MC_CMD_GET_CAPABILITIES_V7_OUT_NUM_VIS_PER_PORT_OFST 58
14577 #define MC_CMD_GET_CAPABILITIES_V7_OUT_NUM_VIS_PER_PORT_LEN 2
14578 #define MC_CMD_GET_CAPABILITIES_V7_OUT_NUM_VIS_PER_PORT_NUM 4
14579 /* Size of RX descriptor cache expressed as binary logarithm The actual size
14580  * equals (2 ^ RX_DESC_CACHE_SIZE)
14581  */
14582 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RX_DESC_CACHE_SIZE_OFST 66
14583 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RX_DESC_CACHE_SIZE_LEN 1
14584 /* Size of TX descriptor cache expressed as binary logarithm The actual size
14585  * equals (2 ^ TX_DESC_CACHE_SIZE)
14586  */
14587 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TX_DESC_CACHE_SIZE_OFST 67
14588 #define MC_CMD_GET_CAPABILITIES_V7_OUT_TX_DESC_CACHE_SIZE_LEN 1
14589 /* Total number of available PIO buffers */
14590 #define MC_CMD_GET_CAPABILITIES_V7_OUT_NUM_PIO_BUFFS_OFST 68
14591 #define MC_CMD_GET_CAPABILITIES_V7_OUT_NUM_PIO_BUFFS_LEN 2
14592 /* Size of a single PIO buffer */
14593 #define MC_CMD_GET_CAPABILITIES_V7_OUT_SIZE_PIO_BUFF_OFST 70
14594 #define MC_CMD_GET_CAPABILITIES_V7_OUT_SIZE_PIO_BUFF_LEN 2
14595 /* On chips later than Medford the amount of address space assigned to each VI
14596  * is configurable. This is a global setting that the driver must query to
14597  * discover the VI to address mapping. Cut-through PIO (CTPIO) is not available
14598  * with 8k VI windows.
14599  */
14600 #define MC_CMD_GET_CAPABILITIES_V7_OUT_VI_WINDOW_MODE_OFST 72
14601 #define MC_CMD_GET_CAPABILITIES_V7_OUT_VI_WINDOW_MODE_LEN 1
14602 /* enum: Each VI occupies 8k as on Huntington and Medford. PIO is at offset 4k.
14603  * CTPIO is not mapped.
14604  */
14605 #define MC_CMD_GET_CAPABILITIES_V7_OUT_VI_WINDOW_MODE_8K 0x0
14606 /* enum: Each VI occupies 16k. PIO is at offset 4k. CTPIO is at offset 12k. */
14607 #define MC_CMD_GET_CAPABILITIES_V7_OUT_VI_WINDOW_MODE_16K 0x1
14608 /* enum: Each VI occupies 64k. PIO is at offset 4k. CTPIO is at offset 12k. */
14609 #define MC_CMD_GET_CAPABILITIES_V7_OUT_VI_WINDOW_MODE_64K 0x2
14610 /* Number of vFIFOs per adapter that can be used for VFIFO Stuffing
14611  * (SF-115995-SW) in the present configuration of firmware and port mode.
14612  */
14613 #define MC_CMD_GET_CAPABILITIES_V7_OUT_VFIFO_STUFFING_NUM_VFIFOS_OFST 73
14614 #define MC_CMD_GET_CAPABILITIES_V7_OUT_VFIFO_STUFFING_NUM_VFIFOS_LEN 1
14615 /* Number of buffers per adapter that can be used for VFIFO Stuffing
14616  * (SF-115995-SW) in the present configuration of firmware and port mode.
14617  */
14618 #define MC_CMD_GET_CAPABILITIES_V7_OUT_VFIFO_STUFFING_NUM_CP_BUFFERS_OFST 74
14619 #define MC_CMD_GET_CAPABILITIES_V7_OUT_VFIFO_STUFFING_NUM_CP_BUFFERS_LEN 2
14620 /* Entry count in the MAC stats array, including the final GENERATION_END
14621  * entry. For MAC stats DMA, drivers should allocate a buffer large enough to
14622  * hold at least this many 64-bit stats values, if they wish to receive all
14623  * available stats. If the buffer is shorter than MAC_STATS_NUM_STATS * 8, the
14624  * stats array returned will be truncated.
14625  */
14626 #define MC_CMD_GET_CAPABILITIES_V7_OUT_MAC_STATS_NUM_STATS_OFST 76
14627 #define MC_CMD_GET_CAPABILITIES_V7_OUT_MAC_STATS_NUM_STATS_LEN 2
14628 /* Maximum supported value for MC_CMD_FILTER_OP_V3/MATCH_MARK_VALUE. This field
14629  * will only be non-zero if MC_CMD_GET_CAPABILITIES/FILTER_ACTION_MARK is set.
14630  */
14631 #define MC_CMD_GET_CAPABILITIES_V7_OUT_FILTER_ACTION_MARK_MAX_OFST 80
14632 #define MC_CMD_GET_CAPABILITIES_V7_OUT_FILTER_ACTION_MARK_MAX_LEN 4
14633 /* On devices where the INIT_RXQ_WITH_BUFFER_SIZE flag (in
14634  * GET_CAPABILITIES_OUT_V2) is set, drivers have to specify a buffer size when
14635  * they create an RX queue. Due to hardware limitations, only a small number of
14636  * different buffer sizes may be available concurrently. Nonzero entries in
14637  * this array are the sizes of buffers which the system guarantees will be
14638  * available for use. If the list is empty, there are no limitations on
14639  * concurrent buffer sizes.
14640  */
14641 #define MC_CMD_GET_CAPABILITIES_V7_OUT_GUARANTEED_RX_BUFFER_SIZES_OFST 84
14642 #define MC_CMD_GET_CAPABILITIES_V7_OUT_GUARANTEED_RX_BUFFER_SIZES_LEN 4
14643 #define MC_CMD_GET_CAPABILITIES_V7_OUT_GUARANTEED_RX_BUFFER_SIZES_NUM 16
14644 /* Third word of flags. Not present on older firmware (check the length). */
14645 #define MC_CMD_GET_CAPABILITIES_V7_OUT_FLAGS3_OFST 148
14646 #define MC_CMD_GET_CAPABILITIES_V7_OUT_FLAGS3_LEN 4
14647 #define MC_CMD_GET_CAPABILITIES_V7_OUT_WOL_ETHERWAKE_OFST 148
14648 #define MC_CMD_GET_CAPABILITIES_V7_OUT_WOL_ETHERWAKE_LBN 0
14649 #define MC_CMD_GET_CAPABILITIES_V7_OUT_WOL_ETHERWAKE_WIDTH 1
14650 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RSS_EVEN_SPREADING_OFST 148
14651 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RSS_EVEN_SPREADING_LBN 1
14652 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RSS_EVEN_SPREADING_WIDTH 1
14653 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RSS_SELECTABLE_TABLE_SIZE_OFST 148
14654 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RSS_SELECTABLE_TABLE_SIZE_LBN 2
14655 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RSS_SELECTABLE_TABLE_SIZE_WIDTH 1
14656 #define MC_CMD_GET_CAPABILITIES_V7_OUT_MAE_SUPPORTED_OFST 148
14657 #define MC_CMD_GET_CAPABILITIES_V7_OUT_MAE_SUPPORTED_LBN 3
14658 #define MC_CMD_GET_CAPABILITIES_V7_OUT_MAE_SUPPORTED_WIDTH 1
14659 #define MC_CMD_GET_CAPABILITIES_V7_OUT_VDPA_SUPPORTED_OFST 148
14660 #define MC_CMD_GET_CAPABILITIES_V7_OUT_VDPA_SUPPORTED_LBN 4
14661 #define MC_CMD_GET_CAPABILITIES_V7_OUT_VDPA_SUPPORTED_WIDTH 1
14662 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RX_VLAN_STRIPPING_PER_ENCAP_RULE_OFST 148
14663 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RX_VLAN_STRIPPING_PER_ENCAP_RULE_LBN 5
14664 #define MC_CMD_GET_CAPABILITIES_V7_OUT_RX_VLAN_STRIPPING_PER_ENCAP_RULE_WIDTH 1
14665 #define MC_CMD_GET_CAPABILITIES_V7_OUT_EXTENDED_WIDTH_EVQS_SUPPORTED_OFST 148
14666 #define MC_CMD_GET_CAPABILITIES_V7_OUT_EXTENDED_WIDTH_EVQS_SUPPORTED_LBN 6
14667 #define MC_CMD_GET_CAPABILITIES_V7_OUT_EXTENDED_WIDTH_EVQS_SUPPORTED_WIDTH 1
14668 #define MC_CMD_GET_CAPABILITIES_V7_OUT_UNSOL_EV_CREDIT_SUPPORTED_OFST 148
14669 #define MC_CMD_GET_CAPABILITIES_V7_OUT_UNSOL_EV_CREDIT_SUPPORTED_LBN 7
14670 #define MC_CMD_GET_CAPABILITIES_V7_OUT_UNSOL_EV_CREDIT_SUPPORTED_WIDTH 1
14671
14672 /* MC_CMD_GET_CAPABILITIES_V8_OUT msgresponse */
14673 #define MC_CMD_GET_CAPABILITIES_V8_OUT_LEN 160
14674 /* First word of flags. */
14675 #define MC_CMD_GET_CAPABILITIES_V8_OUT_FLAGS1_OFST 0
14676 #define MC_CMD_GET_CAPABILITIES_V8_OUT_FLAGS1_LEN 4
14677 #define MC_CMD_GET_CAPABILITIES_V8_OUT_VPORT_RECONFIGURE_OFST 0
14678 #define MC_CMD_GET_CAPABILITIES_V8_OUT_VPORT_RECONFIGURE_LBN 3
14679 #define MC_CMD_GET_CAPABILITIES_V8_OUT_VPORT_RECONFIGURE_WIDTH 1
14680 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TX_STRIPING_OFST 0
14681 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TX_STRIPING_LBN 4
14682 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TX_STRIPING_WIDTH 1
14683 #define MC_CMD_GET_CAPABILITIES_V8_OUT_VADAPTOR_QUERY_OFST 0
14684 #define MC_CMD_GET_CAPABILITIES_V8_OUT_VADAPTOR_QUERY_LBN 5
14685 #define MC_CMD_GET_CAPABILITIES_V8_OUT_VADAPTOR_QUERY_WIDTH 1
14686 #define MC_CMD_GET_CAPABILITIES_V8_OUT_EVB_PORT_VLAN_RESTRICT_OFST 0
14687 #define MC_CMD_GET_CAPABILITIES_V8_OUT_EVB_PORT_VLAN_RESTRICT_LBN 6
14688 #define MC_CMD_GET_CAPABILITIES_V8_OUT_EVB_PORT_VLAN_RESTRICT_WIDTH 1
14689 #define MC_CMD_GET_CAPABILITIES_V8_OUT_DRV_ATTACH_PREBOOT_OFST 0
14690 #define MC_CMD_GET_CAPABILITIES_V8_OUT_DRV_ATTACH_PREBOOT_LBN 7
14691 #define MC_CMD_GET_CAPABILITIES_V8_OUT_DRV_ATTACH_PREBOOT_WIDTH 1
14692 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RX_FORCE_EVENT_MERGING_OFST 0
14693 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RX_FORCE_EVENT_MERGING_LBN 8
14694 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RX_FORCE_EVENT_MERGING_WIDTH 1
14695 #define MC_CMD_GET_CAPABILITIES_V8_OUT_SET_MAC_ENHANCED_OFST 0
14696 #define MC_CMD_GET_CAPABILITIES_V8_OUT_SET_MAC_ENHANCED_LBN 9
14697 #define MC_CMD_GET_CAPABILITIES_V8_OUT_SET_MAC_ENHANCED_WIDTH 1
14698 #define MC_CMD_GET_CAPABILITIES_V8_OUT_UNKNOWN_UCAST_DST_FILTER_ALWAYS_MULTI_RECIPIENT_OFST 0
14699 #define MC_CMD_GET_CAPABILITIES_V8_OUT_UNKNOWN_UCAST_DST_FILTER_ALWAYS_MULTI_RECIPIENT_LBN 10
14700 #define MC_CMD_GET_CAPABILITIES_V8_OUT_UNKNOWN_UCAST_DST_FILTER_ALWAYS_MULTI_RECIPIENT_WIDTH 1
14701 #define MC_CMD_GET_CAPABILITIES_V8_OUT_VADAPTOR_PERMIT_SET_MAC_WHEN_FILTERS_INSTALLED_OFST 0
14702 #define MC_CMD_GET_CAPABILITIES_V8_OUT_VADAPTOR_PERMIT_SET_MAC_WHEN_FILTERS_INSTALLED_LBN 11
14703 #define MC_CMD_GET_CAPABILITIES_V8_OUT_VADAPTOR_PERMIT_SET_MAC_WHEN_FILTERS_INSTALLED_WIDTH 1
14704 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TX_MAC_SECURITY_FILTERING_OFST 0
14705 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TX_MAC_SECURITY_FILTERING_LBN 12
14706 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TX_MAC_SECURITY_FILTERING_WIDTH 1
14707 #define MC_CMD_GET_CAPABILITIES_V8_OUT_ADDITIONAL_RSS_MODES_OFST 0
14708 #define MC_CMD_GET_CAPABILITIES_V8_OUT_ADDITIONAL_RSS_MODES_LBN 13
14709 #define MC_CMD_GET_CAPABILITIES_V8_OUT_ADDITIONAL_RSS_MODES_WIDTH 1
14710 #define MC_CMD_GET_CAPABILITIES_V8_OUT_QBB_OFST 0
14711 #define MC_CMD_GET_CAPABILITIES_V8_OUT_QBB_LBN 14
14712 #define MC_CMD_GET_CAPABILITIES_V8_OUT_QBB_WIDTH 1
14713 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RX_PACKED_STREAM_VAR_BUFFERS_OFST 0
14714 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RX_PACKED_STREAM_VAR_BUFFERS_LBN 15
14715 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RX_PACKED_STREAM_VAR_BUFFERS_WIDTH 1
14716 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RX_RSS_LIMITED_OFST 0
14717 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RX_RSS_LIMITED_LBN 16
14718 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RX_RSS_LIMITED_WIDTH 1
14719 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RX_PACKED_STREAM_OFST 0
14720 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RX_PACKED_STREAM_LBN 17
14721 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RX_PACKED_STREAM_WIDTH 1
14722 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RX_INCLUDE_FCS_OFST 0
14723 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RX_INCLUDE_FCS_LBN 18
14724 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RX_INCLUDE_FCS_WIDTH 1
14725 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TX_VLAN_INSERTION_OFST 0
14726 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TX_VLAN_INSERTION_LBN 19
14727 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TX_VLAN_INSERTION_WIDTH 1
14728 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RX_VLAN_STRIPPING_OFST 0
14729 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RX_VLAN_STRIPPING_LBN 20
14730 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RX_VLAN_STRIPPING_WIDTH 1
14731 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TX_TSO_OFST 0
14732 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TX_TSO_LBN 21
14733 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TX_TSO_WIDTH 1
14734 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RX_PREFIX_LEN_0_OFST 0
14735 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RX_PREFIX_LEN_0_LBN 22
14736 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RX_PREFIX_LEN_0_WIDTH 1
14737 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RX_PREFIX_LEN_14_OFST 0
14738 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RX_PREFIX_LEN_14_LBN 23
14739 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RX_PREFIX_LEN_14_WIDTH 1
14740 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RX_TIMESTAMP_OFST 0
14741 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RX_TIMESTAMP_LBN 24
14742 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RX_TIMESTAMP_WIDTH 1
14743 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RX_BATCHING_OFST 0
14744 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RX_BATCHING_LBN 25
14745 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RX_BATCHING_WIDTH 1
14746 #define MC_CMD_GET_CAPABILITIES_V8_OUT_MCAST_FILTER_CHAINING_OFST 0
14747 #define MC_CMD_GET_CAPABILITIES_V8_OUT_MCAST_FILTER_CHAINING_LBN 26
14748 #define MC_CMD_GET_CAPABILITIES_V8_OUT_MCAST_FILTER_CHAINING_WIDTH 1
14749 #define MC_CMD_GET_CAPABILITIES_V8_OUT_PM_AND_RXDP_COUNTERS_OFST 0
14750 #define MC_CMD_GET_CAPABILITIES_V8_OUT_PM_AND_RXDP_COUNTERS_LBN 27
14751 #define MC_CMD_GET_CAPABILITIES_V8_OUT_PM_AND_RXDP_COUNTERS_WIDTH 1
14752 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RX_DISABLE_SCATTER_OFST 0
14753 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RX_DISABLE_SCATTER_LBN 28
14754 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RX_DISABLE_SCATTER_WIDTH 1
14755 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TX_MCAST_UDP_LOOPBACK_OFST 0
14756 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TX_MCAST_UDP_LOOPBACK_LBN 29
14757 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TX_MCAST_UDP_LOOPBACK_WIDTH 1
14758 #define MC_CMD_GET_CAPABILITIES_V8_OUT_EVB_OFST 0
14759 #define MC_CMD_GET_CAPABILITIES_V8_OUT_EVB_LBN 30
14760 #define MC_CMD_GET_CAPABILITIES_V8_OUT_EVB_WIDTH 1
14761 #define MC_CMD_GET_CAPABILITIES_V8_OUT_VXLAN_NVGRE_OFST 0
14762 #define MC_CMD_GET_CAPABILITIES_V8_OUT_VXLAN_NVGRE_LBN 31
14763 #define MC_CMD_GET_CAPABILITIES_V8_OUT_VXLAN_NVGRE_WIDTH 1
14764 /* RxDPCPU firmware id. */
14765 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RX_DPCPU_FW_ID_OFST 4
14766 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RX_DPCPU_FW_ID_LEN 2
14767 /* enum: Standard RXDP firmware */
14768 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RXDP 0x0
14769 /* enum: Low latency RXDP firmware */
14770 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RXDP_LOW_LATENCY 0x1
14771 /* enum: Packed stream RXDP firmware */
14772 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RXDP_PACKED_STREAM 0x2
14773 /* enum: Rules engine RXDP firmware */
14774 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RXDP_RULES_ENGINE 0x5
14775 /* enum: DPDK RXDP firmware */
14776 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RXDP_DPDK 0x6
14777 /* enum: BIST RXDP firmware */
14778 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RXDP_BIST 0x10a
14779 /* enum: RXDP Test firmware image 1 */
14780 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RXDP_TEST_FW_TO_MC_CUT_THROUGH 0x101
14781 /* enum: RXDP Test firmware image 2 */
14782 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RXDP_TEST_FW_TO_MC_STORE_FORWARD 0x102
14783 /* enum: RXDP Test firmware image 3 */
14784 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RXDP_TEST_FW_TO_MC_STORE_FORWARD_FIRST 0x103
14785 /* enum: RXDP Test firmware image 4 */
14786 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RXDP_TEST_EVERY_EVENT_BATCHABLE 0x104
14787 /* enum: RXDP Test firmware image 5 */
14788 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RXDP_TEST_BACKPRESSURE 0x105
14789 /* enum: RXDP Test firmware image 6 */
14790 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RXDP_TEST_FW_PACKET_EDITS 0x106
14791 /* enum: RXDP Test firmware image 7 */
14792 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RXDP_TEST_FW_RX_HDR_SPLIT 0x107
14793 /* enum: RXDP Test firmware image 8 */
14794 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RXDP_TEST_FW_DISABLE_DL 0x108
14795 /* enum: RXDP Test firmware image 9 */
14796 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RXDP_TEST_FW_DOORBELL_DELAY 0x10b
14797 /* enum: RXDP Test firmware image 10 */
14798 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RXDP_TEST_FW_SLOW 0x10c
14799 /* TxDPCPU firmware id. */
14800 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TX_DPCPU_FW_ID_OFST 6
14801 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TX_DPCPU_FW_ID_LEN 2
14802 /* enum: Standard TXDP firmware */
14803 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TXDP 0x0
14804 /* enum: Low latency TXDP firmware */
14805 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TXDP_LOW_LATENCY 0x1
14806 /* enum: High packet rate TXDP firmware */
14807 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TXDP_HIGH_PACKET_RATE 0x3
14808 /* enum: Rules engine TXDP firmware */
14809 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TXDP_RULES_ENGINE 0x5
14810 /* enum: DPDK TXDP firmware */
14811 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TXDP_DPDK 0x6
14812 /* enum: BIST TXDP firmware */
14813 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TXDP_BIST 0x12d
14814 /* enum: TXDP Test firmware image 1 */
14815 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TXDP_TEST_FW_TSO_EDIT 0x101
14816 /* enum: TXDP Test firmware image 2 */
14817 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TXDP_TEST_FW_PACKET_EDITS 0x102
14818 /* enum: TXDP CSR bus test firmware */
14819 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TXDP_TEST_FW_CSR 0x103
14820 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RXPD_FW_VERSION_OFST 8
14821 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RXPD_FW_VERSION_LEN 2
14822 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RXPD_FW_VERSION_REV_OFST 8
14823 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RXPD_FW_VERSION_REV_LBN 0
14824 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RXPD_FW_VERSION_REV_WIDTH 12
14825 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RXPD_FW_VERSION_TYPE_OFST 8
14826 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RXPD_FW_VERSION_TYPE_LBN 12
14827 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RXPD_FW_VERSION_TYPE_WIDTH 4
14828 /* enum: reserved value - do not use (may indicate alternative interpretation
14829  * of REV field in future)
14830  */
14831 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RXPD_FW_TYPE_RESERVED 0x0
14832 /* enum: Trivial RX PD firmware for early Huntington development (Huntington
14833  * development only)
14834  */
14835 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RXPD_FW_TYPE_FIRST_PKT 0x1
14836 /* enum: RX PD firmware for telemetry prototyping (Medford2 development only)
14837  */
14838 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RXPD_FW_TYPE_TESTFW_TELEMETRY 0x1
14839 /* enum: RX PD firmware with approximately Siena-compatible behaviour
14840  * (Huntington development only)
14841  */
14842 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RXPD_FW_TYPE_SIENA_COMPAT 0x2
14843 /* enum: Full featured RX PD production firmware */
14844 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RXPD_FW_TYPE_FULL_FEATURED 0x3
14845 /* enum: (deprecated original name for the FULL_FEATURED variant) */
14846 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RXPD_FW_TYPE_VSWITCH 0x3
14847 /* enum: siena_compat variant RX PD firmware using PM rather than MAC
14848  * (Huntington development only)
14849  */
14850 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RXPD_FW_TYPE_SIENA_COMPAT_PM 0x4
14851 /* enum: Low latency RX PD production firmware */
14852 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RXPD_FW_TYPE_LOW_LATENCY 0x5
14853 /* enum: Packed stream RX PD production firmware */
14854 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RXPD_FW_TYPE_PACKED_STREAM 0x6
14855 /* enum: RX PD firmware handling layer 2 only for high packet rate performance
14856  * tests (Medford development only)
14857  */
14858 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RXPD_FW_TYPE_LAYER2_PERF 0x7
14859 /* enum: Rules engine RX PD production firmware */
14860 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RXPD_FW_TYPE_RULES_ENGINE 0x8
14861 /* enum: Custom firmware variant (see SF-119495-PD and bug69716) */
14862 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RXPD_FW_TYPE_L3XUDP 0x9
14863 /* enum: DPDK RX PD production firmware */
14864 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RXPD_FW_TYPE_DPDK 0xa
14865 /* enum: RX PD firmware for GUE parsing prototype (Medford development only) */
14866 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RXPD_FW_TYPE_TESTFW_GUE_PROTOTYPE 0xe
14867 /* enum: RX PD firmware parsing but not filtering network overlay tunnel
14868  * encapsulations (Medford development only)
14869  */
14870 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RXPD_FW_TYPE_TESTFW_ENCAP_PARSING_ONLY 0xf
14871 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TXPD_FW_VERSION_OFST 10
14872 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TXPD_FW_VERSION_LEN 2
14873 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TXPD_FW_VERSION_REV_OFST 10
14874 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TXPD_FW_VERSION_REV_LBN 0
14875 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TXPD_FW_VERSION_REV_WIDTH 12
14876 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TXPD_FW_VERSION_TYPE_OFST 10
14877 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TXPD_FW_VERSION_TYPE_LBN 12
14878 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TXPD_FW_VERSION_TYPE_WIDTH 4
14879 /* enum: reserved value - do not use (may indicate alternative interpretation
14880  * of REV field in future)
14881  */
14882 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TXPD_FW_TYPE_RESERVED 0x0
14883 /* enum: Trivial TX PD firmware for early Huntington development (Huntington
14884  * development only)
14885  */
14886 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TXPD_FW_TYPE_FIRST_PKT 0x1
14887 /* enum: TX PD firmware for telemetry prototyping (Medford2 development only)
14888  */
14889 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TXPD_FW_TYPE_TESTFW_TELEMETRY 0x1
14890 /* enum: TX PD firmware with approximately Siena-compatible behaviour
14891  * (Huntington development only)
14892  */
14893 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TXPD_FW_TYPE_SIENA_COMPAT 0x2
14894 /* enum: Full featured TX PD production firmware */
14895 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TXPD_FW_TYPE_FULL_FEATURED 0x3
14896 /* enum: (deprecated original name for the FULL_FEATURED variant) */
14897 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TXPD_FW_TYPE_VSWITCH 0x3
14898 /* enum: siena_compat variant TX PD firmware using PM rather than MAC
14899  * (Huntington development only)
14900  */
14901 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TXPD_FW_TYPE_SIENA_COMPAT_PM 0x4
14902 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TXPD_FW_TYPE_LOW_LATENCY 0x5 /* enum */
14903 /* enum: TX PD firmware handling layer 2 only for high packet rate performance
14904  * tests (Medford development only)
14905  */
14906 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TXPD_FW_TYPE_LAYER2_PERF 0x7
14907 /* enum: Rules engine TX PD production firmware */
14908 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TXPD_FW_TYPE_RULES_ENGINE 0x8
14909 /* enum: Custom firmware variant (see SF-119495-PD and bug69716) */
14910 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TXPD_FW_TYPE_L3XUDP 0x9
14911 /* enum: DPDK TX PD production firmware */
14912 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TXPD_FW_TYPE_DPDK 0xa
14913 /* enum: RX PD firmware for GUE parsing prototype (Medford development only) */
14914 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TXPD_FW_TYPE_TESTFW_GUE_PROTOTYPE 0xe
14915 /* Hardware capabilities of NIC */
14916 #define MC_CMD_GET_CAPABILITIES_V8_OUT_HW_CAPABILITIES_OFST 12
14917 #define MC_CMD_GET_CAPABILITIES_V8_OUT_HW_CAPABILITIES_LEN 4
14918 /* Licensed capabilities */
14919 #define MC_CMD_GET_CAPABILITIES_V8_OUT_LICENSE_CAPABILITIES_OFST 16
14920 #define MC_CMD_GET_CAPABILITIES_V8_OUT_LICENSE_CAPABILITIES_LEN 4
14921 /* Second word of flags. Not present on older firmware (check the length). */
14922 #define MC_CMD_GET_CAPABILITIES_V8_OUT_FLAGS2_OFST 20
14923 #define MC_CMD_GET_CAPABILITIES_V8_OUT_FLAGS2_LEN 4
14924 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TX_TSO_V2_OFST 20
14925 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TX_TSO_V2_LBN 0
14926 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TX_TSO_V2_WIDTH 1
14927 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TX_TSO_V2_ENCAP_OFST 20
14928 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TX_TSO_V2_ENCAP_LBN 1
14929 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TX_TSO_V2_ENCAP_WIDTH 1
14930 #define MC_CMD_GET_CAPABILITIES_V8_OUT_EVQ_TIMER_CTRL_OFST 20
14931 #define MC_CMD_GET_CAPABILITIES_V8_OUT_EVQ_TIMER_CTRL_LBN 2
14932 #define MC_CMD_GET_CAPABILITIES_V8_OUT_EVQ_TIMER_CTRL_WIDTH 1
14933 #define MC_CMD_GET_CAPABILITIES_V8_OUT_EVENT_CUT_THROUGH_OFST 20
14934 #define MC_CMD_GET_CAPABILITIES_V8_OUT_EVENT_CUT_THROUGH_LBN 3
14935 #define MC_CMD_GET_CAPABILITIES_V8_OUT_EVENT_CUT_THROUGH_WIDTH 1
14936 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RX_CUT_THROUGH_OFST 20
14937 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RX_CUT_THROUGH_LBN 4
14938 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RX_CUT_THROUGH_WIDTH 1
14939 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TX_VFIFO_ULL_MODE_OFST 20
14940 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TX_VFIFO_ULL_MODE_LBN 5
14941 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TX_VFIFO_ULL_MODE_WIDTH 1
14942 #define MC_CMD_GET_CAPABILITIES_V8_OUT_MAC_STATS_40G_TX_SIZE_BINS_OFST 20
14943 #define MC_CMD_GET_CAPABILITIES_V8_OUT_MAC_STATS_40G_TX_SIZE_BINS_LBN 6
14944 #define MC_CMD_GET_CAPABILITIES_V8_OUT_MAC_STATS_40G_TX_SIZE_BINS_WIDTH 1
14945 #define MC_CMD_GET_CAPABILITIES_V8_OUT_INIT_EVQ_TYPE_SUPPORTED_OFST 20
14946 #define MC_CMD_GET_CAPABILITIES_V8_OUT_INIT_EVQ_TYPE_SUPPORTED_LBN 7
14947 #define MC_CMD_GET_CAPABILITIES_V8_OUT_INIT_EVQ_TYPE_SUPPORTED_WIDTH 1
14948 #define MC_CMD_GET_CAPABILITIES_V8_OUT_INIT_EVQ_V2_OFST 20
14949 #define MC_CMD_GET_CAPABILITIES_V8_OUT_INIT_EVQ_V2_LBN 7
14950 #define MC_CMD_GET_CAPABILITIES_V8_OUT_INIT_EVQ_V2_WIDTH 1
14951 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TX_MAC_TIMESTAMPING_OFST 20
14952 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TX_MAC_TIMESTAMPING_LBN 8
14953 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TX_MAC_TIMESTAMPING_WIDTH 1
14954 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TX_TIMESTAMP_OFST 20
14955 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TX_TIMESTAMP_LBN 9
14956 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TX_TIMESTAMP_WIDTH 1
14957 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RX_SNIFF_OFST 20
14958 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RX_SNIFF_LBN 10
14959 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RX_SNIFF_WIDTH 1
14960 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TX_SNIFF_OFST 20
14961 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TX_SNIFF_LBN 11
14962 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TX_SNIFF_WIDTH 1
14963 #define MC_CMD_GET_CAPABILITIES_V8_OUT_NVRAM_UPDATE_REPORT_VERIFY_RESULT_OFST 20
14964 #define MC_CMD_GET_CAPABILITIES_V8_OUT_NVRAM_UPDATE_REPORT_VERIFY_RESULT_LBN 12
14965 #define MC_CMD_GET_CAPABILITIES_V8_OUT_NVRAM_UPDATE_REPORT_VERIFY_RESULT_WIDTH 1
14966 #define MC_CMD_GET_CAPABILITIES_V8_OUT_MCDI_BACKGROUND_OFST 20
14967 #define MC_CMD_GET_CAPABILITIES_V8_OUT_MCDI_BACKGROUND_LBN 13
14968 #define MC_CMD_GET_CAPABILITIES_V8_OUT_MCDI_BACKGROUND_WIDTH 1
14969 #define MC_CMD_GET_CAPABILITIES_V8_OUT_MCDI_DB_RETURN_OFST 20
14970 #define MC_CMD_GET_CAPABILITIES_V8_OUT_MCDI_DB_RETURN_LBN 14
14971 #define MC_CMD_GET_CAPABILITIES_V8_OUT_MCDI_DB_RETURN_WIDTH 1
14972 #define MC_CMD_GET_CAPABILITIES_V8_OUT_CTPIO_OFST 20
14973 #define MC_CMD_GET_CAPABILITIES_V8_OUT_CTPIO_LBN 15
14974 #define MC_CMD_GET_CAPABILITIES_V8_OUT_CTPIO_WIDTH 1
14975 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TSA_SUPPORT_OFST 20
14976 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TSA_SUPPORT_LBN 16
14977 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TSA_SUPPORT_WIDTH 1
14978 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TSA_BOUND_OFST 20
14979 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TSA_BOUND_LBN 17
14980 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TSA_BOUND_WIDTH 1
14981 #define MC_CMD_GET_CAPABILITIES_V8_OUT_SF_ADAPTER_AUTHENTICATION_OFST 20
14982 #define MC_CMD_GET_CAPABILITIES_V8_OUT_SF_ADAPTER_AUTHENTICATION_LBN 18
14983 #define MC_CMD_GET_CAPABILITIES_V8_OUT_SF_ADAPTER_AUTHENTICATION_WIDTH 1
14984 #define MC_CMD_GET_CAPABILITIES_V8_OUT_FILTER_ACTION_FLAG_OFST 20
14985 #define MC_CMD_GET_CAPABILITIES_V8_OUT_FILTER_ACTION_FLAG_LBN 19
14986 #define MC_CMD_GET_CAPABILITIES_V8_OUT_FILTER_ACTION_FLAG_WIDTH 1
14987 #define MC_CMD_GET_CAPABILITIES_V8_OUT_FILTER_ACTION_MARK_OFST 20
14988 #define MC_CMD_GET_CAPABILITIES_V8_OUT_FILTER_ACTION_MARK_LBN 20
14989 #define MC_CMD_GET_CAPABILITIES_V8_OUT_FILTER_ACTION_MARK_WIDTH 1
14990 #define MC_CMD_GET_CAPABILITIES_V8_OUT_EQUAL_STRIDE_SUPER_BUFFER_OFST 20
14991 #define MC_CMD_GET_CAPABILITIES_V8_OUT_EQUAL_STRIDE_SUPER_BUFFER_LBN 21
14992 #define MC_CMD_GET_CAPABILITIES_V8_OUT_EQUAL_STRIDE_SUPER_BUFFER_WIDTH 1
14993 #define MC_CMD_GET_CAPABILITIES_V8_OUT_EQUAL_STRIDE_PACKED_STREAM_OFST 20
14994 #define MC_CMD_GET_CAPABILITIES_V8_OUT_EQUAL_STRIDE_PACKED_STREAM_LBN 21
14995 #define MC_CMD_GET_CAPABILITIES_V8_OUT_EQUAL_STRIDE_PACKED_STREAM_WIDTH 1
14996 #define MC_CMD_GET_CAPABILITIES_V8_OUT_L3XUDP_SUPPORT_OFST 20
14997 #define MC_CMD_GET_CAPABILITIES_V8_OUT_L3XUDP_SUPPORT_LBN 22
14998 #define MC_CMD_GET_CAPABILITIES_V8_OUT_L3XUDP_SUPPORT_WIDTH 1
14999 #define MC_CMD_GET_CAPABILITIES_V8_OUT_FW_SUBVARIANT_NO_TX_CSUM_OFST 20
15000 #define MC_CMD_GET_CAPABILITIES_V8_OUT_FW_SUBVARIANT_NO_TX_CSUM_LBN 23
15001 #define MC_CMD_GET_CAPABILITIES_V8_OUT_FW_SUBVARIANT_NO_TX_CSUM_WIDTH 1
15002 #define MC_CMD_GET_CAPABILITIES_V8_OUT_VI_SPREADING_OFST 20
15003 #define MC_CMD_GET_CAPABILITIES_V8_OUT_VI_SPREADING_LBN 24
15004 #define MC_CMD_GET_CAPABILITIES_V8_OUT_VI_SPREADING_WIDTH 1
15005 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RXDP_HLB_IDLE_OFST 20
15006 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RXDP_HLB_IDLE_LBN 25
15007 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RXDP_HLB_IDLE_WIDTH 1
15008 #define MC_CMD_GET_CAPABILITIES_V8_OUT_INIT_RXQ_NO_CONT_EV_OFST 20
15009 #define MC_CMD_GET_CAPABILITIES_V8_OUT_INIT_RXQ_NO_CONT_EV_LBN 26
15010 #define MC_CMD_GET_CAPABILITIES_V8_OUT_INIT_RXQ_NO_CONT_EV_WIDTH 1
15011 #define MC_CMD_GET_CAPABILITIES_V8_OUT_INIT_RXQ_WITH_BUFFER_SIZE_OFST 20
15012 #define MC_CMD_GET_CAPABILITIES_V8_OUT_INIT_RXQ_WITH_BUFFER_SIZE_LBN 27
15013 #define MC_CMD_GET_CAPABILITIES_V8_OUT_INIT_RXQ_WITH_BUFFER_SIZE_WIDTH 1
15014 #define MC_CMD_GET_CAPABILITIES_V8_OUT_BUNDLE_UPDATE_OFST 20
15015 #define MC_CMD_GET_CAPABILITIES_V8_OUT_BUNDLE_UPDATE_LBN 28
15016 #define MC_CMD_GET_CAPABILITIES_V8_OUT_BUNDLE_UPDATE_WIDTH 1
15017 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TX_TSO_V3_OFST 20
15018 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TX_TSO_V3_LBN 29
15019 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TX_TSO_V3_WIDTH 1
15020 #define MC_CMD_GET_CAPABILITIES_V8_OUT_DYNAMIC_SENSORS_OFST 20
15021 #define MC_CMD_GET_CAPABILITIES_V8_OUT_DYNAMIC_SENSORS_LBN 30
15022 #define MC_CMD_GET_CAPABILITIES_V8_OUT_DYNAMIC_SENSORS_WIDTH 1
15023 #define MC_CMD_GET_CAPABILITIES_V8_OUT_NVRAM_UPDATE_POLL_VERIFY_RESULT_OFST 20
15024 #define MC_CMD_GET_CAPABILITIES_V8_OUT_NVRAM_UPDATE_POLL_VERIFY_RESULT_LBN 31
15025 #define MC_CMD_GET_CAPABILITIES_V8_OUT_NVRAM_UPDATE_POLL_VERIFY_RESULT_WIDTH 1
15026 /* Number of FATSOv2 contexts per datapath supported by this NIC (when
15027  * TX_TSO_V2 == 1). Not present on older firmware (check the length).
15028  */
15029 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TX_TSO_V2_N_CONTEXTS_OFST 24
15030 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TX_TSO_V2_N_CONTEXTS_LEN 2
15031 /* One byte per PF containing the number of the external port assigned to this
15032  * PF, indexed by PF number. Special values indicate that a PF is either not
15033  * present or not assigned.
15034  */
15035 #define MC_CMD_GET_CAPABILITIES_V8_OUT_PFS_TO_PORTS_ASSIGNMENT_OFST 26
15036 #define MC_CMD_GET_CAPABILITIES_V8_OUT_PFS_TO_PORTS_ASSIGNMENT_LEN 1
15037 #define MC_CMD_GET_CAPABILITIES_V8_OUT_PFS_TO_PORTS_ASSIGNMENT_NUM 16
15038 /* enum: The caller is not permitted to access information on this PF. */
15039 #define MC_CMD_GET_CAPABILITIES_V8_OUT_ACCESS_NOT_PERMITTED 0xff
15040 /* enum: PF does not exist. */
15041 #define MC_CMD_GET_CAPABILITIES_V8_OUT_PF_NOT_PRESENT 0xfe
15042 /* enum: PF does exist but is not assigned to any external port. */
15043 #define MC_CMD_GET_CAPABILITIES_V8_OUT_PF_NOT_ASSIGNED 0xfd
15044 /* enum: This value indicates that PF is assigned, but it cannot be expressed
15045  * in this field. It is intended for a possible future situation where a more
15046  * complex scheme of PFs to ports mapping is being used. The future driver
15047  * should look for a new field supporting the new scheme. The current/old
15048  * driver should treat this value as PF_NOT_ASSIGNED.
15049  */
15050 #define MC_CMD_GET_CAPABILITIES_V8_OUT_INCOMPATIBLE_ASSIGNMENT 0xfc
15051 /* One byte per PF containing the number of its VFs, indexed by PF number. A
15052  * special value indicates that a PF is not present.
15053  */
15054 #define MC_CMD_GET_CAPABILITIES_V8_OUT_NUM_VFS_PER_PF_OFST 42
15055 #define MC_CMD_GET_CAPABILITIES_V8_OUT_NUM_VFS_PER_PF_LEN 1
15056 #define MC_CMD_GET_CAPABILITIES_V8_OUT_NUM_VFS_PER_PF_NUM 16
15057 /* enum: The caller is not permitted to access information on this PF. */
15058 /*               MC_CMD_GET_CAPABILITIES_V8_OUT_ACCESS_NOT_PERMITTED 0xff */
15059 /* enum: PF does not exist. */
15060 /*               MC_CMD_GET_CAPABILITIES_V8_OUT_PF_NOT_PRESENT 0xfe */
15061 /* Number of VIs available for each external port */
15062 #define MC_CMD_GET_CAPABILITIES_V8_OUT_NUM_VIS_PER_PORT_OFST 58
15063 #define MC_CMD_GET_CAPABILITIES_V8_OUT_NUM_VIS_PER_PORT_LEN 2
15064 #define MC_CMD_GET_CAPABILITIES_V8_OUT_NUM_VIS_PER_PORT_NUM 4
15065 /* Size of RX descriptor cache expressed as binary logarithm The actual size
15066  * equals (2 ^ RX_DESC_CACHE_SIZE)
15067  */
15068 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RX_DESC_CACHE_SIZE_OFST 66
15069 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RX_DESC_CACHE_SIZE_LEN 1
15070 /* Size of TX descriptor cache expressed as binary logarithm The actual size
15071  * equals (2 ^ TX_DESC_CACHE_SIZE)
15072  */
15073 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TX_DESC_CACHE_SIZE_OFST 67
15074 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TX_DESC_CACHE_SIZE_LEN 1
15075 /* Total number of available PIO buffers */
15076 #define MC_CMD_GET_CAPABILITIES_V8_OUT_NUM_PIO_BUFFS_OFST 68
15077 #define MC_CMD_GET_CAPABILITIES_V8_OUT_NUM_PIO_BUFFS_LEN 2
15078 /* Size of a single PIO buffer */
15079 #define MC_CMD_GET_CAPABILITIES_V8_OUT_SIZE_PIO_BUFF_OFST 70
15080 #define MC_CMD_GET_CAPABILITIES_V8_OUT_SIZE_PIO_BUFF_LEN 2
15081 /* On chips later than Medford the amount of address space assigned to each VI
15082  * is configurable. This is a global setting that the driver must query to
15083  * discover the VI to address mapping. Cut-through PIO (CTPIO) is not available
15084  * with 8k VI windows.
15085  */
15086 #define MC_CMD_GET_CAPABILITIES_V8_OUT_VI_WINDOW_MODE_OFST 72
15087 #define MC_CMD_GET_CAPABILITIES_V8_OUT_VI_WINDOW_MODE_LEN 1
15088 /* enum: Each VI occupies 8k as on Huntington and Medford. PIO is at offset 4k.
15089  * CTPIO is not mapped.
15090  */
15091 #define MC_CMD_GET_CAPABILITIES_V8_OUT_VI_WINDOW_MODE_8K 0x0
15092 /* enum: Each VI occupies 16k. PIO is at offset 4k. CTPIO is at offset 12k. */
15093 #define MC_CMD_GET_CAPABILITIES_V8_OUT_VI_WINDOW_MODE_16K 0x1
15094 /* enum: Each VI occupies 64k. PIO is at offset 4k. CTPIO is at offset 12k. */
15095 #define MC_CMD_GET_CAPABILITIES_V8_OUT_VI_WINDOW_MODE_64K 0x2
15096 /* Number of vFIFOs per adapter that can be used for VFIFO Stuffing
15097  * (SF-115995-SW) in the present configuration of firmware and port mode.
15098  */
15099 #define MC_CMD_GET_CAPABILITIES_V8_OUT_VFIFO_STUFFING_NUM_VFIFOS_OFST 73
15100 #define MC_CMD_GET_CAPABILITIES_V8_OUT_VFIFO_STUFFING_NUM_VFIFOS_LEN 1
15101 /* Number of buffers per adapter that can be used for VFIFO Stuffing
15102  * (SF-115995-SW) in the present configuration of firmware and port mode.
15103  */
15104 #define MC_CMD_GET_CAPABILITIES_V8_OUT_VFIFO_STUFFING_NUM_CP_BUFFERS_OFST 74
15105 #define MC_CMD_GET_CAPABILITIES_V8_OUT_VFIFO_STUFFING_NUM_CP_BUFFERS_LEN 2
15106 /* Entry count in the MAC stats array, including the final GENERATION_END
15107  * entry. For MAC stats DMA, drivers should allocate a buffer large enough to
15108  * hold at least this many 64-bit stats values, if they wish to receive all
15109  * available stats. If the buffer is shorter than MAC_STATS_NUM_STATS * 8, the
15110  * stats array returned will be truncated.
15111  */
15112 #define MC_CMD_GET_CAPABILITIES_V8_OUT_MAC_STATS_NUM_STATS_OFST 76
15113 #define MC_CMD_GET_CAPABILITIES_V8_OUT_MAC_STATS_NUM_STATS_LEN 2
15114 /* Maximum supported value for MC_CMD_FILTER_OP_V3/MATCH_MARK_VALUE. This field
15115  * will only be non-zero if MC_CMD_GET_CAPABILITIES/FILTER_ACTION_MARK is set.
15116  */
15117 #define MC_CMD_GET_CAPABILITIES_V8_OUT_FILTER_ACTION_MARK_MAX_OFST 80
15118 #define MC_CMD_GET_CAPABILITIES_V8_OUT_FILTER_ACTION_MARK_MAX_LEN 4
15119 /* On devices where the INIT_RXQ_WITH_BUFFER_SIZE flag (in
15120  * GET_CAPABILITIES_OUT_V2) is set, drivers have to specify a buffer size when
15121  * they create an RX queue. Due to hardware limitations, only a small number of
15122  * different buffer sizes may be available concurrently. Nonzero entries in
15123  * this array are the sizes of buffers which the system guarantees will be
15124  * available for use. If the list is empty, there are no limitations on
15125  * concurrent buffer sizes.
15126  */
15127 #define MC_CMD_GET_CAPABILITIES_V8_OUT_GUARANTEED_RX_BUFFER_SIZES_OFST 84
15128 #define MC_CMD_GET_CAPABILITIES_V8_OUT_GUARANTEED_RX_BUFFER_SIZES_LEN 4
15129 #define MC_CMD_GET_CAPABILITIES_V8_OUT_GUARANTEED_RX_BUFFER_SIZES_NUM 16
15130 /* Third word of flags. Not present on older firmware (check the length). */
15131 #define MC_CMD_GET_CAPABILITIES_V8_OUT_FLAGS3_OFST 148
15132 #define MC_CMD_GET_CAPABILITIES_V8_OUT_FLAGS3_LEN 4
15133 #define MC_CMD_GET_CAPABILITIES_V8_OUT_WOL_ETHERWAKE_OFST 148
15134 #define MC_CMD_GET_CAPABILITIES_V8_OUT_WOL_ETHERWAKE_LBN 0
15135 #define MC_CMD_GET_CAPABILITIES_V8_OUT_WOL_ETHERWAKE_WIDTH 1
15136 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RSS_EVEN_SPREADING_OFST 148
15137 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RSS_EVEN_SPREADING_LBN 1
15138 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RSS_EVEN_SPREADING_WIDTH 1
15139 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RSS_SELECTABLE_TABLE_SIZE_OFST 148
15140 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RSS_SELECTABLE_TABLE_SIZE_LBN 2
15141 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RSS_SELECTABLE_TABLE_SIZE_WIDTH 1
15142 #define MC_CMD_GET_CAPABILITIES_V8_OUT_MAE_SUPPORTED_OFST 148
15143 #define MC_CMD_GET_CAPABILITIES_V8_OUT_MAE_SUPPORTED_LBN 3
15144 #define MC_CMD_GET_CAPABILITIES_V8_OUT_MAE_SUPPORTED_WIDTH 1
15145 #define MC_CMD_GET_CAPABILITIES_V8_OUT_VDPA_SUPPORTED_OFST 148
15146 #define MC_CMD_GET_CAPABILITIES_V8_OUT_VDPA_SUPPORTED_LBN 4
15147 #define MC_CMD_GET_CAPABILITIES_V8_OUT_VDPA_SUPPORTED_WIDTH 1
15148 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RX_VLAN_STRIPPING_PER_ENCAP_RULE_OFST 148
15149 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RX_VLAN_STRIPPING_PER_ENCAP_RULE_LBN 5
15150 #define MC_CMD_GET_CAPABILITIES_V8_OUT_RX_VLAN_STRIPPING_PER_ENCAP_RULE_WIDTH 1
15151 #define MC_CMD_GET_CAPABILITIES_V8_OUT_EXTENDED_WIDTH_EVQS_SUPPORTED_OFST 148
15152 #define MC_CMD_GET_CAPABILITIES_V8_OUT_EXTENDED_WIDTH_EVQS_SUPPORTED_LBN 6
15153 #define MC_CMD_GET_CAPABILITIES_V8_OUT_EXTENDED_WIDTH_EVQS_SUPPORTED_WIDTH 1
15154 #define MC_CMD_GET_CAPABILITIES_V8_OUT_UNSOL_EV_CREDIT_SUPPORTED_OFST 148
15155 #define MC_CMD_GET_CAPABILITIES_V8_OUT_UNSOL_EV_CREDIT_SUPPORTED_LBN 7
15156 #define MC_CMD_GET_CAPABILITIES_V8_OUT_UNSOL_EV_CREDIT_SUPPORTED_WIDTH 1
15157 /* These bits are reserved for communicating test-specific capabilities to
15158  * host-side test software. All production drivers should treat this field as
15159  * opaque.
15160  */
15161 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TEST_RESERVED_OFST 152
15162 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TEST_RESERVED_LEN 8
15163 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TEST_RESERVED_LO_OFST 152
15164 #define MC_CMD_GET_CAPABILITIES_V8_OUT_TEST_RESERVED_HI_OFST 156
15165
15166 /* MC_CMD_GET_CAPABILITIES_V9_OUT msgresponse */
15167 #define MC_CMD_GET_CAPABILITIES_V9_OUT_LEN 184
15168 /* First word of flags. */
15169 #define MC_CMD_GET_CAPABILITIES_V9_OUT_FLAGS1_OFST 0
15170 #define MC_CMD_GET_CAPABILITIES_V9_OUT_FLAGS1_LEN 4
15171 #define MC_CMD_GET_CAPABILITIES_V9_OUT_VPORT_RECONFIGURE_OFST 0
15172 #define MC_CMD_GET_CAPABILITIES_V9_OUT_VPORT_RECONFIGURE_LBN 3
15173 #define MC_CMD_GET_CAPABILITIES_V9_OUT_VPORT_RECONFIGURE_WIDTH 1
15174 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TX_STRIPING_OFST 0
15175 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TX_STRIPING_LBN 4
15176 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TX_STRIPING_WIDTH 1
15177 #define MC_CMD_GET_CAPABILITIES_V9_OUT_VADAPTOR_QUERY_OFST 0
15178 #define MC_CMD_GET_CAPABILITIES_V9_OUT_VADAPTOR_QUERY_LBN 5
15179 #define MC_CMD_GET_CAPABILITIES_V9_OUT_VADAPTOR_QUERY_WIDTH 1
15180 #define MC_CMD_GET_CAPABILITIES_V9_OUT_EVB_PORT_VLAN_RESTRICT_OFST 0
15181 #define MC_CMD_GET_CAPABILITIES_V9_OUT_EVB_PORT_VLAN_RESTRICT_LBN 6
15182 #define MC_CMD_GET_CAPABILITIES_V9_OUT_EVB_PORT_VLAN_RESTRICT_WIDTH 1
15183 #define MC_CMD_GET_CAPABILITIES_V9_OUT_DRV_ATTACH_PREBOOT_OFST 0
15184 #define MC_CMD_GET_CAPABILITIES_V9_OUT_DRV_ATTACH_PREBOOT_LBN 7
15185 #define MC_CMD_GET_CAPABILITIES_V9_OUT_DRV_ATTACH_PREBOOT_WIDTH 1
15186 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RX_FORCE_EVENT_MERGING_OFST 0
15187 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RX_FORCE_EVENT_MERGING_LBN 8
15188 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RX_FORCE_EVENT_MERGING_WIDTH 1
15189 #define MC_CMD_GET_CAPABILITIES_V9_OUT_SET_MAC_ENHANCED_OFST 0
15190 #define MC_CMD_GET_CAPABILITIES_V9_OUT_SET_MAC_ENHANCED_LBN 9
15191 #define MC_CMD_GET_CAPABILITIES_V9_OUT_SET_MAC_ENHANCED_WIDTH 1
15192 #define MC_CMD_GET_CAPABILITIES_V9_OUT_UNKNOWN_UCAST_DST_FILTER_ALWAYS_MULTI_RECIPIENT_OFST 0
15193 #define MC_CMD_GET_CAPABILITIES_V9_OUT_UNKNOWN_UCAST_DST_FILTER_ALWAYS_MULTI_RECIPIENT_LBN 10
15194 #define MC_CMD_GET_CAPABILITIES_V9_OUT_UNKNOWN_UCAST_DST_FILTER_ALWAYS_MULTI_RECIPIENT_WIDTH 1
15195 #define MC_CMD_GET_CAPABILITIES_V9_OUT_VADAPTOR_PERMIT_SET_MAC_WHEN_FILTERS_INSTALLED_OFST 0
15196 #define MC_CMD_GET_CAPABILITIES_V9_OUT_VADAPTOR_PERMIT_SET_MAC_WHEN_FILTERS_INSTALLED_LBN 11
15197 #define MC_CMD_GET_CAPABILITIES_V9_OUT_VADAPTOR_PERMIT_SET_MAC_WHEN_FILTERS_INSTALLED_WIDTH 1
15198 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TX_MAC_SECURITY_FILTERING_OFST 0
15199 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TX_MAC_SECURITY_FILTERING_LBN 12
15200 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TX_MAC_SECURITY_FILTERING_WIDTH 1
15201 #define MC_CMD_GET_CAPABILITIES_V9_OUT_ADDITIONAL_RSS_MODES_OFST 0
15202 #define MC_CMD_GET_CAPABILITIES_V9_OUT_ADDITIONAL_RSS_MODES_LBN 13
15203 #define MC_CMD_GET_CAPABILITIES_V9_OUT_ADDITIONAL_RSS_MODES_WIDTH 1
15204 #define MC_CMD_GET_CAPABILITIES_V9_OUT_QBB_OFST 0
15205 #define MC_CMD_GET_CAPABILITIES_V9_OUT_QBB_LBN 14
15206 #define MC_CMD_GET_CAPABILITIES_V9_OUT_QBB_WIDTH 1
15207 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RX_PACKED_STREAM_VAR_BUFFERS_OFST 0
15208 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RX_PACKED_STREAM_VAR_BUFFERS_LBN 15
15209 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RX_PACKED_STREAM_VAR_BUFFERS_WIDTH 1
15210 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RX_RSS_LIMITED_OFST 0
15211 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RX_RSS_LIMITED_LBN 16
15212 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RX_RSS_LIMITED_WIDTH 1
15213 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RX_PACKED_STREAM_OFST 0
15214 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RX_PACKED_STREAM_LBN 17
15215 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RX_PACKED_STREAM_WIDTH 1
15216 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RX_INCLUDE_FCS_OFST 0
15217 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RX_INCLUDE_FCS_LBN 18
15218 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RX_INCLUDE_FCS_WIDTH 1
15219 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TX_VLAN_INSERTION_OFST 0
15220 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TX_VLAN_INSERTION_LBN 19
15221 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TX_VLAN_INSERTION_WIDTH 1
15222 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RX_VLAN_STRIPPING_OFST 0
15223 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RX_VLAN_STRIPPING_LBN 20
15224 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RX_VLAN_STRIPPING_WIDTH 1
15225 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TX_TSO_OFST 0
15226 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TX_TSO_LBN 21
15227 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TX_TSO_WIDTH 1
15228 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RX_PREFIX_LEN_0_OFST 0
15229 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RX_PREFIX_LEN_0_LBN 22
15230 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RX_PREFIX_LEN_0_WIDTH 1
15231 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RX_PREFIX_LEN_14_OFST 0
15232 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RX_PREFIX_LEN_14_LBN 23
15233 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RX_PREFIX_LEN_14_WIDTH 1
15234 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RX_TIMESTAMP_OFST 0
15235 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RX_TIMESTAMP_LBN 24
15236 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RX_TIMESTAMP_WIDTH 1
15237 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RX_BATCHING_OFST 0
15238 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RX_BATCHING_LBN 25
15239 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RX_BATCHING_WIDTH 1
15240 #define MC_CMD_GET_CAPABILITIES_V9_OUT_MCAST_FILTER_CHAINING_OFST 0
15241 #define MC_CMD_GET_CAPABILITIES_V9_OUT_MCAST_FILTER_CHAINING_LBN 26
15242 #define MC_CMD_GET_CAPABILITIES_V9_OUT_MCAST_FILTER_CHAINING_WIDTH 1
15243 #define MC_CMD_GET_CAPABILITIES_V9_OUT_PM_AND_RXDP_COUNTERS_OFST 0
15244 #define MC_CMD_GET_CAPABILITIES_V9_OUT_PM_AND_RXDP_COUNTERS_LBN 27
15245 #define MC_CMD_GET_CAPABILITIES_V9_OUT_PM_AND_RXDP_COUNTERS_WIDTH 1
15246 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RX_DISABLE_SCATTER_OFST 0
15247 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RX_DISABLE_SCATTER_LBN 28
15248 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RX_DISABLE_SCATTER_WIDTH 1
15249 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TX_MCAST_UDP_LOOPBACK_OFST 0
15250 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TX_MCAST_UDP_LOOPBACK_LBN 29
15251 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TX_MCAST_UDP_LOOPBACK_WIDTH 1
15252 #define MC_CMD_GET_CAPABILITIES_V9_OUT_EVB_OFST 0
15253 #define MC_CMD_GET_CAPABILITIES_V9_OUT_EVB_LBN 30
15254 #define MC_CMD_GET_CAPABILITIES_V9_OUT_EVB_WIDTH 1
15255 #define MC_CMD_GET_CAPABILITIES_V9_OUT_VXLAN_NVGRE_OFST 0
15256 #define MC_CMD_GET_CAPABILITIES_V9_OUT_VXLAN_NVGRE_LBN 31
15257 #define MC_CMD_GET_CAPABILITIES_V9_OUT_VXLAN_NVGRE_WIDTH 1
15258 /* RxDPCPU firmware id. */
15259 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RX_DPCPU_FW_ID_OFST 4
15260 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RX_DPCPU_FW_ID_LEN 2
15261 /* enum: Standard RXDP firmware */
15262 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RXDP 0x0
15263 /* enum: Low latency RXDP firmware */
15264 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RXDP_LOW_LATENCY 0x1
15265 /* enum: Packed stream RXDP firmware */
15266 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RXDP_PACKED_STREAM 0x2
15267 /* enum: Rules engine RXDP firmware */
15268 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RXDP_RULES_ENGINE 0x5
15269 /* enum: DPDK RXDP firmware */
15270 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RXDP_DPDK 0x6
15271 /* enum: BIST RXDP firmware */
15272 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RXDP_BIST 0x10a
15273 /* enum: RXDP Test firmware image 1 */
15274 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RXDP_TEST_FW_TO_MC_CUT_THROUGH 0x101
15275 /* enum: RXDP Test firmware image 2 */
15276 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RXDP_TEST_FW_TO_MC_STORE_FORWARD 0x102
15277 /* enum: RXDP Test firmware image 3 */
15278 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RXDP_TEST_FW_TO_MC_STORE_FORWARD_FIRST 0x103
15279 /* enum: RXDP Test firmware image 4 */
15280 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RXDP_TEST_EVERY_EVENT_BATCHABLE 0x104
15281 /* enum: RXDP Test firmware image 5 */
15282 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RXDP_TEST_BACKPRESSURE 0x105
15283 /* enum: RXDP Test firmware image 6 */
15284 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RXDP_TEST_FW_PACKET_EDITS 0x106
15285 /* enum: RXDP Test firmware image 7 */
15286 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RXDP_TEST_FW_RX_HDR_SPLIT 0x107
15287 /* enum: RXDP Test firmware image 8 */
15288 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RXDP_TEST_FW_DISABLE_DL 0x108
15289 /* enum: RXDP Test firmware image 9 */
15290 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RXDP_TEST_FW_DOORBELL_DELAY 0x10b
15291 /* enum: RXDP Test firmware image 10 */
15292 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RXDP_TEST_FW_SLOW 0x10c
15293 /* TxDPCPU firmware id. */
15294 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TX_DPCPU_FW_ID_OFST 6
15295 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TX_DPCPU_FW_ID_LEN 2
15296 /* enum: Standard TXDP firmware */
15297 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TXDP 0x0
15298 /* enum: Low latency TXDP firmware */
15299 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TXDP_LOW_LATENCY 0x1
15300 /* enum: High packet rate TXDP firmware */
15301 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TXDP_HIGH_PACKET_RATE 0x3
15302 /* enum: Rules engine TXDP firmware */
15303 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TXDP_RULES_ENGINE 0x5
15304 /* enum: DPDK TXDP firmware */
15305 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TXDP_DPDK 0x6
15306 /* enum: BIST TXDP firmware */
15307 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TXDP_BIST 0x12d
15308 /* enum: TXDP Test firmware image 1 */
15309 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TXDP_TEST_FW_TSO_EDIT 0x101
15310 /* enum: TXDP Test firmware image 2 */
15311 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TXDP_TEST_FW_PACKET_EDITS 0x102
15312 /* enum: TXDP CSR bus test firmware */
15313 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TXDP_TEST_FW_CSR 0x103
15314 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RXPD_FW_VERSION_OFST 8
15315 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RXPD_FW_VERSION_LEN 2
15316 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RXPD_FW_VERSION_REV_OFST 8
15317 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RXPD_FW_VERSION_REV_LBN 0
15318 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RXPD_FW_VERSION_REV_WIDTH 12
15319 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RXPD_FW_VERSION_TYPE_OFST 8
15320 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RXPD_FW_VERSION_TYPE_LBN 12
15321 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RXPD_FW_VERSION_TYPE_WIDTH 4
15322 /* enum: reserved value - do not use (may indicate alternative interpretation
15323  * of REV field in future)
15324  */
15325 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RXPD_FW_TYPE_RESERVED 0x0
15326 /* enum: Trivial RX PD firmware for early Huntington development (Huntington
15327  * development only)
15328  */
15329 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RXPD_FW_TYPE_FIRST_PKT 0x1
15330 /* enum: RX PD firmware for telemetry prototyping (Medford2 development only)
15331  */
15332 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RXPD_FW_TYPE_TESTFW_TELEMETRY 0x1
15333 /* enum: RX PD firmware with approximately Siena-compatible behaviour
15334  * (Huntington development only)
15335  */
15336 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RXPD_FW_TYPE_SIENA_COMPAT 0x2
15337 /* enum: Full featured RX PD production firmware */
15338 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RXPD_FW_TYPE_FULL_FEATURED 0x3
15339 /* enum: (deprecated original name for the FULL_FEATURED variant) */
15340 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RXPD_FW_TYPE_VSWITCH 0x3
15341 /* enum: siena_compat variant RX PD firmware using PM rather than MAC
15342  * (Huntington development only)
15343  */
15344 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RXPD_FW_TYPE_SIENA_COMPAT_PM 0x4
15345 /* enum: Low latency RX PD production firmware */
15346 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RXPD_FW_TYPE_LOW_LATENCY 0x5
15347 /* enum: Packed stream RX PD production firmware */
15348 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RXPD_FW_TYPE_PACKED_STREAM 0x6
15349 /* enum: RX PD firmware handling layer 2 only for high packet rate performance
15350  * tests (Medford development only)
15351  */
15352 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RXPD_FW_TYPE_LAYER2_PERF 0x7
15353 /* enum: Rules engine RX PD production firmware */
15354 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RXPD_FW_TYPE_RULES_ENGINE 0x8
15355 /* enum: Custom firmware variant (see SF-119495-PD and bug69716) */
15356 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RXPD_FW_TYPE_L3XUDP 0x9
15357 /* enum: DPDK RX PD production firmware */
15358 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RXPD_FW_TYPE_DPDK 0xa
15359 /* enum: RX PD firmware for GUE parsing prototype (Medford development only) */
15360 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RXPD_FW_TYPE_TESTFW_GUE_PROTOTYPE 0xe
15361 /* enum: RX PD firmware parsing but not filtering network overlay tunnel
15362  * encapsulations (Medford development only)
15363  */
15364 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RXPD_FW_TYPE_TESTFW_ENCAP_PARSING_ONLY 0xf
15365 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TXPD_FW_VERSION_OFST 10
15366 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TXPD_FW_VERSION_LEN 2
15367 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TXPD_FW_VERSION_REV_OFST 10
15368 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TXPD_FW_VERSION_REV_LBN 0
15369 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TXPD_FW_VERSION_REV_WIDTH 12
15370 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TXPD_FW_VERSION_TYPE_OFST 10
15371 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TXPD_FW_VERSION_TYPE_LBN 12
15372 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TXPD_FW_VERSION_TYPE_WIDTH 4
15373 /* enum: reserved value - do not use (may indicate alternative interpretation
15374  * of REV field in future)
15375  */
15376 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TXPD_FW_TYPE_RESERVED 0x0
15377 /* enum: Trivial TX PD firmware for early Huntington development (Huntington
15378  * development only)
15379  */
15380 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TXPD_FW_TYPE_FIRST_PKT 0x1
15381 /* enum: TX PD firmware for telemetry prototyping (Medford2 development only)
15382  */
15383 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TXPD_FW_TYPE_TESTFW_TELEMETRY 0x1
15384 /* enum: TX PD firmware with approximately Siena-compatible behaviour
15385  * (Huntington development only)
15386  */
15387 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TXPD_FW_TYPE_SIENA_COMPAT 0x2
15388 /* enum: Full featured TX PD production firmware */
15389 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TXPD_FW_TYPE_FULL_FEATURED 0x3
15390 /* enum: (deprecated original name for the FULL_FEATURED variant) */
15391 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TXPD_FW_TYPE_VSWITCH 0x3
15392 /* enum: siena_compat variant TX PD firmware using PM rather than MAC
15393  * (Huntington development only)
15394  */
15395 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TXPD_FW_TYPE_SIENA_COMPAT_PM 0x4
15396 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TXPD_FW_TYPE_LOW_LATENCY 0x5 /* enum */
15397 /* enum: TX PD firmware handling layer 2 only for high packet rate performance
15398  * tests (Medford development only)
15399  */
15400 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TXPD_FW_TYPE_LAYER2_PERF 0x7
15401 /* enum: Rules engine TX PD production firmware */
15402 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TXPD_FW_TYPE_RULES_ENGINE 0x8
15403 /* enum: Custom firmware variant (see SF-119495-PD and bug69716) */
15404 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TXPD_FW_TYPE_L3XUDP 0x9
15405 /* enum: DPDK TX PD production firmware */
15406 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TXPD_FW_TYPE_DPDK 0xa
15407 /* enum: RX PD firmware for GUE parsing prototype (Medford development only) */
15408 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TXPD_FW_TYPE_TESTFW_GUE_PROTOTYPE 0xe
15409 /* Hardware capabilities of NIC */
15410 #define MC_CMD_GET_CAPABILITIES_V9_OUT_HW_CAPABILITIES_OFST 12
15411 #define MC_CMD_GET_CAPABILITIES_V9_OUT_HW_CAPABILITIES_LEN 4
15412 /* Licensed capabilities */
15413 #define MC_CMD_GET_CAPABILITIES_V9_OUT_LICENSE_CAPABILITIES_OFST 16
15414 #define MC_CMD_GET_CAPABILITIES_V9_OUT_LICENSE_CAPABILITIES_LEN 4
15415 /* Second word of flags. Not present on older firmware (check the length). */
15416 #define MC_CMD_GET_CAPABILITIES_V9_OUT_FLAGS2_OFST 20
15417 #define MC_CMD_GET_CAPABILITIES_V9_OUT_FLAGS2_LEN 4
15418 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TX_TSO_V2_OFST 20
15419 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TX_TSO_V2_LBN 0
15420 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TX_TSO_V2_WIDTH 1
15421 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TX_TSO_V2_ENCAP_OFST 20
15422 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TX_TSO_V2_ENCAP_LBN 1
15423 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TX_TSO_V2_ENCAP_WIDTH 1
15424 #define MC_CMD_GET_CAPABILITIES_V9_OUT_EVQ_TIMER_CTRL_OFST 20
15425 #define MC_CMD_GET_CAPABILITIES_V9_OUT_EVQ_TIMER_CTRL_LBN 2
15426 #define MC_CMD_GET_CAPABILITIES_V9_OUT_EVQ_TIMER_CTRL_WIDTH 1
15427 #define MC_CMD_GET_CAPABILITIES_V9_OUT_EVENT_CUT_THROUGH_OFST 20
15428 #define MC_CMD_GET_CAPABILITIES_V9_OUT_EVENT_CUT_THROUGH_LBN 3
15429 #define MC_CMD_GET_CAPABILITIES_V9_OUT_EVENT_CUT_THROUGH_WIDTH 1
15430 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RX_CUT_THROUGH_OFST 20
15431 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RX_CUT_THROUGH_LBN 4
15432 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RX_CUT_THROUGH_WIDTH 1
15433 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TX_VFIFO_ULL_MODE_OFST 20
15434 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TX_VFIFO_ULL_MODE_LBN 5
15435 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TX_VFIFO_ULL_MODE_WIDTH 1
15436 #define MC_CMD_GET_CAPABILITIES_V9_OUT_MAC_STATS_40G_TX_SIZE_BINS_OFST 20
15437 #define MC_CMD_GET_CAPABILITIES_V9_OUT_MAC_STATS_40G_TX_SIZE_BINS_LBN 6
15438 #define MC_CMD_GET_CAPABILITIES_V9_OUT_MAC_STATS_40G_TX_SIZE_BINS_WIDTH 1
15439 #define MC_CMD_GET_CAPABILITIES_V9_OUT_INIT_EVQ_TYPE_SUPPORTED_OFST 20
15440 #define MC_CMD_GET_CAPABILITIES_V9_OUT_INIT_EVQ_TYPE_SUPPORTED_LBN 7
15441 #define MC_CMD_GET_CAPABILITIES_V9_OUT_INIT_EVQ_TYPE_SUPPORTED_WIDTH 1
15442 #define MC_CMD_GET_CAPABILITIES_V9_OUT_INIT_EVQ_V2_OFST 20
15443 #define MC_CMD_GET_CAPABILITIES_V9_OUT_INIT_EVQ_V2_LBN 7
15444 #define MC_CMD_GET_CAPABILITIES_V9_OUT_INIT_EVQ_V2_WIDTH 1
15445 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TX_MAC_TIMESTAMPING_OFST 20
15446 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TX_MAC_TIMESTAMPING_LBN 8
15447 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TX_MAC_TIMESTAMPING_WIDTH 1
15448 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TX_TIMESTAMP_OFST 20
15449 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TX_TIMESTAMP_LBN 9
15450 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TX_TIMESTAMP_WIDTH 1
15451 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RX_SNIFF_OFST 20
15452 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RX_SNIFF_LBN 10
15453 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RX_SNIFF_WIDTH 1
15454 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TX_SNIFF_OFST 20
15455 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TX_SNIFF_LBN 11
15456 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TX_SNIFF_WIDTH 1
15457 #define MC_CMD_GET_CAPABILITIES_V9_OUT_NVRAM_UPDATE_REPORT_VERIFY_RESULT_OFST 20
15458 #define MC_CMD_GET_CAPABILITIES_V9_OUT_NVRAM_UPDATE_REPORT_VERIFY_RESULT_LBN 12
15459 #define MC_CMD_GET_CAPABILITIES_V9_OUT_NVRAM_UPDATE_REPORT_VERIFY_RESULT_WIDTH 1
15460 #define MC_CMD_GET_CAPABILITIES_V9_OUT_MCDI_BACKGROUND_OFST 20
15461 #define MC_CMD_GET_CAPABILITIES_V9_OUT_MCDI_BACKGROUND_LBN 13
15462 #define MC_CMD_GET_CAPABILITIES_V9_OUT_MCDI_BACKGROUND_WIDTH 1
15463 #define MC_CMD_GET_CAPABILITIES_V9_OUT_MCDI_DB_RETURN_OFST 20
15464 #define MC_CMD_GET_CAPABILITIES_V9_OUT_MCDI_DB_RETURN_LBN 14
15465 #define MC_CMD_GET_CAPABILITIES_V9_OUT_MCDI_DB_RETURN_WIDTH 1
15466 #define MC_CMD_GET_CAPABILITIES_V9_OUT_CTPIO_OFST 20
15467 #define MC_CMD_GET_CAPABILITIES_V9_OUT_CTPIO_LBN 15
15468 #define MC_CMD_GET_CAPABILITIES_V9_OUT_CTPIO_WIDTH 1
15469 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TSA_SUPPORT_OFST 20
15470 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TSA_SUPPORT_LBN 16
15471 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TSA_SUPPORT_WIDTH 1
15472 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TSA_BOUND_OFST 20
15473 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TSA_BOUND_LBN 17
15474 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TSA_BOUND_WIDTH 1
15475 #define MC_CMD_GET_CAPABILITIES_V9_OUT_SF_ADAPTER_AUTHENTICATION_OFST 20
15476 #define MC_CMD_GET_CAPABILITIES_V9_OUT_SF_ADAPTER_AUTHENTICATION_LBN 18
15477 #define MC_CMD_GET_CAPABILITIES_V9_OUT_SF_ADAPTER_AUTHENTICATION_WIDTH 1
15478 #define MC_CMD_GET_CAPABILITIES_V9_OUT_FILTER_ACTION_FLAG_OFST 20
15479 #define MC_CMD_GET_CAPABILITIES_V9_OUT_FILTER_ACTION_FLAG_LBN 19
15480 #define MC_CMD_GET_CAPABILITIES_V9_OUT_FILTER_ACTION_FLAG_WIDTH 1
15481 #define MC_CMD_GET_CAPABILITIES_V9_OUT_FILTER_ACTION_MARK_OFST 20
15482 #define MC_CMD_GET_CAPABILITIES_V9_OUT_FILTER_ACTION_MARK_LBN 20
15483 #define MC_CMD_GET_CAPABILITIES_V9_OUT_FILTER_ACTION_MARK_WIDTH 1
15484 #define MC_CMD_GET_CAPABILITIES_V9_OUT_EQUAL_STRIDE_SUPER_BUFFER_OFST 20
15485 #define MC_CMD_GET_CAPABILITIES_V9_OUT_EQUAL_STRIDE_SUPER_BUFFER_LBN 21
15486 #define MC_CMD_GET_CAPABILITIES_V9_OUT_EQUAL_STRIDE_SUPER_BUFFER_WIDTH 1
15487 #define MC_CMD_GET_CAPABILITIES_V9_OUT_EQUAL_STRIDE_PACKED_STREAM_OFST 20
15488 #define MC_CMD_GET_CAPABILITIES_V9_OUT_EQUAL_STRIDE_PACKED_STREAM_LBN 21
15489 #define MC_CMD_GET_CAPABILITIES_V9_OUT_EQUAL_STRIDE_PACKED_STREAM_WIDTH 1
15490 #define MC_CMD_GET_CAPABILITIES_V9_OUT_L3XUDP_SUPPORT_OFST 20
15491 #define MC_CMD_GET_CAPABILITIES_V9_OUT_L3XUDP_SUPPORT_LBN 22
15492 #define MC_CMD_GET_CAPABILITIES_V9_OUT_L3XUDP_SUPPORT_WIDTH 1
15493 #define MC_CMD_GET_CAPABILITIES_V9_OUT_FW_SUBVARIANT_NO_TX_CSUM_OFST 20
15494 #define MC_CMD_GET_CAPABILITIES_V9_OUT_FW_SUBVARIANT_NO_TX_CSUM_LBN 23
15495 #define MC_CMD_GET_CAPABILITIES_V9_OUT_FW_SUBVARIANT_NO_TX_CSUM_WIDTH 1
15496 #define MC_CMD_GET_CAPABILITIES_V9_OUT_VI_SPREADING_OFST 20
15497 #define MC_CMD_GET_CAPABILITIES_V9_OUT_VI_SPREADING_LBN 24
15498 #define MC_CMD_GET_CAPABILITIES_V9_OUT_VI_SPREADING_WIDTH 1
15499 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RXDP_HLB_IDLE_OFST 20
15500 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RXDP_HLB_IDLE_LBN 25
15501 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RXDP_HLB_IDLE_WIDTH 1
15502 #define MC_CMD_GET_CAPABILITIES_V9_OUT_INIT_RXQ_NO_CONT_EV_OFST 20
15503 #define MC_CMD_GET_CAPABILITIES_V9_OUT_INIT_RXQ_NO_CONT_EV_LBN 26
15504 #define MC_CMD_GET_CAPABILITIES_V9_OUT_INIT_RXQ_NO_CONT_EV_WIDTH 1
15505 #define MC_CMD_GET_CAPABILITIES_V9_OUT_INIT_RXQ_WITH_BUFFER_SIZE_OFST 20
15506 #define MC_CMD_GET_CAPABILITIES_V9_OUT_INIT_RXQ_WITH_BUFFER_SIZE_LBN 27
15507 #define MC_CMD_GET_CAPABILITIES_V9_OUT_INIT_RXQ_WITH_BUFFER_SIZE_WIDTH 1
15508 #define MC_CMD_GET_CAPABILITIES_V9_OUT_BUNDLE_UPDATE_OFST 20
15509 #define MC_CMD_GET_CAPABILITIES_V9_OUT_BUNDLE_UPDATE_LBN 28
15510 #define MC_CMD_GET_CAPABILITIES_V9_OUT_BUNDLE_UPDATE_WIDTH 1
15511 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TX_TSO_V3_OFST 20
15512 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TX_TSO_V3_LBN 29
15513 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TX_TSO_V3_WIDTH 1
15514 #define MC_CMD_GET_CAPABILITIES_V9_OUT_DYNAMIC_SENSORS_OFST 20
15515 #define MC_CMD_GET_CAPABILITIES_V9_OUT_DYNAMIC_SENSORS_LBN 30
15516 #define MC_CMD_GET_CAPABILITIES_V9_OUT_DYNAMIC_SENSORS_WIDTH 1
15517 #define MC_CMD_GET_CAPABILITIES_V9_OUT_NVRAM_UPDATE_POLL_VERIFY_RESULT_OFST 20
15518 #define MC_CMD_GET_CAPABILITIES_V9_OUT_NVRAM_UPDATE_POLL_VERIFY_RESULT_LBN 31
15519 #define MC_CMD_GET_CAPABILITIES_V9_OUT_NVRAM_UPDATE_POLL_VERIFY_RESULT_WIDTH 1
15520 /* Number of FATSOv2 contexts per datapath supported by this NIC (when
15521  * TX_TSO_V2 == 1). Not present on older firmware (check the length).
15522  */
15523 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TX_TSO_V2_N_CONTEXTS_OFST 24
15524 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TX_TSO_V2_N_CONTEXTS_LEN 2
15525 /* One byte per PF containing the number of the external port assigned to this
15526  * PF, indexed by PF number. Special values indicate that a PF is either not
15527  * present or not assigned.
15528  */
15529 #define MC_CMD_GET_CAPABILITIES_V9_OUT_PFS_TO_PORTS_ASSIGNMENT_OFST 26
15530 #define MC_CMD_GET_CAPABILITIES_V9_OUT_PFS_TO_PORTS_ASSIGNMENT_LEN 1
15531 #define MC_CMD_GET_CAPABILITIES_V9_OUT_PFS_TO_PORTS_ASSIGNMENT_NUM 16
15532 /* enum: The caller is not permitted to access information on this PF. */
15533 #define MC_CMD_GET_CAPABILITIES_V9_OUT_ACCESS_NOT_PERMITTED 0xff
15534 /* enum: PF does not exist. */
15535 #define MC_CMD_GET_CAPABILITIES_V9_OUT_PF_NOT_PRESENT 0xfe
15536 /* enum: PF does exist but is not assigned to any external port. */
15537 #define MC_CMD_GET_CAPABILITIES_V9_OUT_PF_NOT_ASSIGNED 0xfd
15538 /* enum: This value indicates that PF is assigned, but it cannot be expressed
15539  * in this field. It is intended for a possible future situation where a more
15540  * complex scheme of PFs to ports mapping is being used. The future driver
15541  * should look for a new field supporting the new scheme. The current/old
15542  * driver should treat this value as PF_NOT_ASSIGNED.
15543  */
15544 #define MC_CMD_GET_CAPABILITIES_V9_OUT_INCOMPATIBLE_ASSIGNMENT 0xfc
15545 /* One byte per PF containing the number of its VFs, indexed by PF number. A
15546  * special value indicates that a PF is not present.
15547  */
15548 #define MC_CMD_GET_CAPABILITIES_V9_OUT_NUM_VFS_PER_PF_OFST 42
15549 #define MC_CMD_GET_CAPABILITIES_V9_OUT_NUM_VFS_PER_PF_LEN 1
15550 #define MC_CMD_GET_CAPABILITIES_V9_OUT_NUM_VFS_PER_PF_NUM 16
15551 /* enum: The caller is not permitted to access information on this PF. */
15552 /*               MC_CMD_GET_CAPABILITIES_V9_OUT_ACCESS_NOT_PERMITTED 0xff */
15553 /* enum: PF does not exist. */
15554 /*               MC_CMD_GET_CAPABILITIES_V9_OUT_PF_NOT_PRESENT 0xfe */
15555 /* Number of VIs available for each external port */
15556 #define MC_CMD_GET_CAPABILITIES_V9_OUT_NUM_VIS_PER_PORT_OFST 58
15557 #define MC_CMD_GET_CAPABILITIES_V9_OUT_NUM_VIS_PER_PORT_LEN 2
15558 #define MC_CMD_GET_CAPABILITIES_V9_OUT_NUM_VIS_PER_PORT_NUM 4
15559 /* Size of RX descriptor cache expressed as binary logarithm The actual size
15560  * equals (2 ^ RX_DESC_CACHE_SIZE)
15561  */
15562 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RX_DESC_CACHE_SIZE_OFST 66
15563 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RX_DESC_CACHE_SIZE_LEN 1
15564 /* Size of TX descriptor cache expressed as binary logarithm The actual size
15565  * equals (2 ^ TX_DESC_CACHE_SIZE)
15566  */
15567 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TX_DESC_CACHE_SIZE_OFST 67
15568 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TX_DESC_CACHE_SIZE_LEN 1
15569 /* Total number of available PIO buffers */
15570 #define MC_CMD_GET_CAPABILITIES_V9_OUT_NUM_PIO_BUFFS_OFST 68
15571 #define MC_CMD_GET_CAPABILITIES_V9_OUT_NUM_PIO_BUFFS_LEN 2
15572 /* Size of a single PIO buffer */
15573 #define MC_CMD_GET_CAPABILITIES_V9_OUT_SIZE_PIO_BUFF_OFST 70
15574 #define MC_CMD_GET_CAPABILITIES_V9_OUT_SIZE_PIO_BUFF_LEN 2
15575 /* On chips later than Medford the amount of address space assigned to each VI
15576  * is configurable. This is a global setting that the driver must query to
15577  * discover the VI to address mapping. Cut-through PIO (CTPIO) is not available
15578  * with 8k VI windows.
15579  */
15580 #define MC_CMD_GET_CAPABILITIES_V9_OUT_VI_WINDOW_MODE_OFST 72
15581 #define MC_CMD_GET_CAPABILITIES_V9_OUT_VI_WINDOW_MODE_LEN 1
15582 /* enum: Each VI occupies 8k as on Huntington and Medford. PIO is at offset 4k.
15583  * CTPIO is not mapped.
15584  */
15585 #define MC_CMD_GET_CAPABILITIES_V9_OUT_VI_WINDOW_MODE_8K 0x0
15586 /* enum: Each VI occupies 16k. PIO is at offset 4k. CTPIO is at offset 12k. */
15587 #define MC_CMD_GET_CAPABILITIES_V9_OUT_VI_WINDOW_MODE_16K 0x1
15588 /* enum: Each VI occupies 64k. PIO is at offset 4k. CTPIO is at offset 12k. */
15589 #define MC_CMD_GET_CAPABILITIES_V9_OUT_VI_WINDOW_MODE_64K 0x2
15590 /* Number of vFIFOs per adapter that can be used for VFIFO Stuffing
15591  * (SF-115995-SW) in the present configuration of firmware and port mode.
15592  */
15593 #define MC_CMD_GET_CAPABILITIES_V9_OUT_VFIFO_STUFFING_NUM_VFIFOS_OFST 73
15594 #define MC_CMD_GET_CAPABILITIES_V9_OUT_VFIFO_STUFFING_NUM_VFIFOS_LEN 1
15595 /* Number of buffers per adapter that can be used for VFIFO Stuffing
15596  * (SF-115995-SW) in the present configuration of firmware and port mode.
15597  */
15598 #define MC_CMD_GET_CAPABILITIES_V9_OUT_VFIFO_STUFFING_NUM_CP_BUFFERS_OFST 74
15599 #define MC_CMD_GET_CAPABILITIES_V9_OUT_VFIFO_STUFFING_NUM_CP_BUFFERS_LEN 2
15600 /* Entry count in the MAC stats array, including the final GENERATION_END
15601  * entry. For MAC stats DMA, drivers should allocate a buffer large enough to
15602  * hold at least this many 64-bit stats values, if they wish to receive all
15603  * available stats. If the buffer is shorter than MAC_STATS_NUM_STATS * 8, the
15604  * stats array returned will be truncated.
15605  */
15606 #define MC_CMD_GET_CAPABILITIES_V9_OUT_MAC_STATS_NUM_STATS_OFST 76
15607 #define MC_CMD_GET_CAPABILITIES_V9_OUT_MAC_STATS_NUM_STATS_LEN 2
15608 /* Maximum supported value for MC_CMD_FILTER_OP_V3/MATCH_MARK_VALUE. This field
15609  * will only be non-zero if MC_CMD_GET_CAPABILITIES/FILTER_ACTION_MARK is set.
15610  */
15611 #define MC_CMD_GET_CAPABILITIES_V9_OUT_FILTER_ACTION_MARK_MAX_OFST 80
15612 #define MC_CMD_GET_CAPABILITIES_V9_OUT_FILTER_ACTION_MARK_MAX_LEN 4
15613 /* On devices where the INIT_RXQ_WITH_BUFFER_SIZE flag (in
15614  * GET_CAPABILITIES_OUT_V2) is set, drivers have to specify a buffer size when
15615  * they create an RX queue. Due to hardware limitations, only a small number of
15616  * different buffer sizes may be available concurrently. Nonzero entries in
15617  * this array are the sizes of buffers which the system guarantees will be
15618  * available for use. If the list is empty, there are no limitations on
15619  * concurrent buffer sizes.
15620  */
15621 #define MC_CMD_GET_CAPABILITIES_V9_OUT_GUARANTEED_RX_BUFFER_SIZES_OFST 84
15622 #define MC_CMD_GET_CAPABILITIES_V9_OUT_GUARANTEED_RX_BUFFER_SIZES_LEN 4
15623 #define MC_CMD_GET_CAPABILITIES_V9_OUT_GUARANTEED_RX_BUFFER_SIZES_NUM 16
15624 /* Third word of flags. Not present on older firmware (check the length). */
15625 #define MC_CMD_GET_CAPABILITIES_V9_OUT_FLAGS3_OFST 148
15626 #define MC_CMD_GET_CAPABILITIES_V9_OUT_FLAGS3_LEN 4
15627 #define MC_CMD_GET_CAPABILITIES_V9_OUT_WOL_ETHERWAKE_OFST 148
15628 #define MC_CMD_GET_CAPABILITIES_V9_OUT_WOL_ETHERWAKE_LBN 0
15629 #define MC_CMD_GET_CAPABILITIES_V9_OUT_WOL_ETHERWAKE_WIDTH 1
15630 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RSS_EVEN_SPREADING_OFST 148
15631 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RSS_EVEN_SPREADING_LBN 1
15632 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RSS_EVEN_SPREADING_WIDTH 1
15633 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RSS_SELECTABLE_TABLE_SIZE_OFST 148
15634 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RSS_SELECTABLE_TABLE_SIZE_LBN 2
15635 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RSS_SELECTABLE_TABLE_SIZE_WIDTH 1
15636 #define MC_CMD_GET_CAPABILITIES_V9_OUT_MAE_SUPPORTED_OFST 148
15637 #define MC_CMD_GET_CAPABILITIES_V9_OUT_MAE_SUPPORTED_LBN 3
15638 #define MC_CMD_GET_CAPABILITIES_V9_OUT_MAE_SUPPORTED_WIDTH 1
15639 #define MC_CMD_GET_CAPABILITIES_V9_OUT_VDPA_SUPPORTED_OFST 148
15640 #define MC_CMD_GET_CAPABILITIES_V9_OUT_VDPA_SUPPORTED_LBN 4
15641 #define MC_CMD_GET_CAPABILITIES_V9_OUT_VDPA_SUPPORTED_WIDTH 1
15642 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RX_VLAN_STRIPPING_PER_ENCAP_RULE_OFST 148
15643 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RX_VLAN_STRIPPING_PER_ENCAP_RULE_LBN 5
15644 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RX_VLAN_STRIPPING_PER_ENCAP_RULE_WIDTH 1
15645 #define MC_CMD_GET_CAPABILITIES_V9_OUT_EXTENDED_WIDTH_EVQS_SUPPORTED_OFST 148
15646 #define MC_CMD_GET_CAPABILITIES_V9_OUT_EXTENDED_WIDTH_EVQS_SUPPORTED_LBN 6
15647 #define MC_CMD_GET_CAPABILITIES_V9_OUT_EXTENDED_WIDTH_EVQS_SUPPORTED_WIDTH 1
15648 #define MC_CMD_GET_CAPABILITIES_V9_OUT_UNSOL_EV_CREDIT_SUPPORTED_OFST 148
15649 #define MC_CMD_GET_CAPABILITIES_V9_OUT_UNSOL_EV_CREDIT_SUPPORTED_LBN 7
15650 #define MC_CMD_GET_CAPABILITIES_V9_OUT_UNSOL_EV_CREDIT_SUPPORTED_WIDTH 1
15651 /* These bits are reserved for communicating test-specific capabilities to
15652  * host-side test software. All production drivers should treat this field as
15653  * opaque.
15654  */
15655 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TEST_RESERVED_OFST 152
15656 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TEST_RESERVED_LEN 8
15657 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TEST_RESERVED_LO_OFST 152
15658 #define MC_CMD_GET_CAPABILITIES_V9_OUT_TEST_RESERVED_HI_OFST 156
15659 /* The minimum size (in table entries) of indirection table to be allocated
15660  * from the pool for an RSS context. Note that the table size used must be a
15661  * power of 2.
15662  */
15663 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RSS_MIN_INDIRECTION_TABLE_SIZE_OFST 160
15664 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RSS_MIN_INDIRECTION_TABLE_SIZE_LEN 4
15665 /* The maximum size (in table entries) of indirection table to be allocated
15666  * from the pool for an RSS context. Note that the table size used must be a
15667  * power of 2.
15668  */
15669 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RSS_MAX_INDIRECTION_TABLE_SIZE_OFST 164
15670 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RSS_MAX_INDIRECTION_TABLE_SIZE_LEN 4
15671 /* The maximum number of queues that can be used by an RSS context in exclusive
15672  * mode. In exclusive mode the context has a configurable indirection table and
15673  * a configurable RSS key.
15674  */
15675 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RSS_MAX_INDIRECTION_QUEUES_OFST 168
15676 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RSS_MAX_INDIRECTION_QUEUES_LEN 4
15677 /* The maximum number of queues that can be used by an RSS context in even-
15678  * spreading mode. In even-spreading mode the context has no indirection table
15679  * but it does have a configurable RSS key.
15680  */
15681 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RSS_MAX_EVEN_SPREADING_QUEUES_OFST 172
15682 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RSS_MAX_EVEN_SPREADING_QUEUES_LEN 4
15683 /* The total number of RSS contexts supported. Note that the number of
15684  * available contexts using indirection tables is also limited by the
15685  * availability of indirection table space allocated from a common pool.
15686  */
15687 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RSS_NUM_CONTEXTS_OFST 176
15688 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RSS_NUM_CONTEXTS_LEN 4
15689 /* The total amount of indirection table space that can be shared between RSS
15690  * contexts.
15691  */
15692 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RSS_TABLE_POOL_SIZE_OFST 180
15693 #define MC_CMD_GET_CAPABILITIES_V9_OUT_RSS_TABLE_POOL_SIZE_LEN 4
15694
15695 /* MC_CMD_GET_CAPABILITIES_V10_OUT msgresponse */
15696 #define MC_CMD_GET_CAPABILITIES_V10_OUT_LEN 192
15697 /* First word of flags. */
15698 #define MC_CMD_GET_CAPABILITIES_V10_OUT_FLAGS1_OFST 0
15699 #define MC_CMD_GET_CAPABILITIES_V10_OUT_FLAGS1_LEN 4
15700 #define MC_CMD_GET_CAPABILITIES_V10_OUT_VPORT_RECONFIGURE_OFST 0
15701 #define MC_CMD_GET_CAPABILITIES_V10_OUT_VPORT_RECONFIGURE_LBN 3
15702 #define MC_CMD_GET_CAPABILITIES_V10_OUT_VPORT_RECONFIGURE_WIDTH 1
15703 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TX_STRIPING_OFST 0
15704 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TX_STRIPING_LBN 4
15705 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TX_STRIPING_WIDTH 1
15706 #define MC_CMD_GET_CAPABILITIES_V10_OUT_VADAPTOR_QUERY_OFST 0
15707 #define MC_CMD_GET_CAPABILITIES_V10_OUT_VADAPTOR_QUERY_LBN 5
15708 #define MC_CMD_GET_CAPABILITIES_V10_OUT_VADAPTOR_QUERY_WIDTH 1
15709 #define MC_CMD_GET_CAPABILITIES_V10_OUT_EVB_PORT_VLAN_RESTRICT_OFST 0
15710 #define MC_CMD_GET_CAPABILITIES_V10_OUT_EVB_PORT_VLAN_RESTRICT_LBN 6
15711 #define MC_CMD_GET_CAPABILITIES_V10_OUT_EVB_PORT_VLAN_RESTRICT_WIDTH 1
15712 #define MC_CMD_GET_CAPABILITIES_V10_OUT_DRV_ATTACH_PREBOOT_OFST 0
15713 #define MC_CMD_GET_CAPABILITIES_V10_OUT_DRV_ATTACH_PREBOOT_LBN 7
15714 #define MC_CMD_GET_CAPABILITIES_V10_OUT_DRV_ATTACH_PREBOOT_WIDTH 1
15715 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RX_FORCE_EVENT_MERGING_OFST 0
15716 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RX_FORCE_EVENT_MERGING_LBN 8
15717 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RX_FORCE_EVENT_MERGING_WIDTH 1
15718 #define MC_CMD_GET_CAPABILITIES_V10_OUT_SET_MAC_ENHANCED_OFST 0
15719 #define MC_CMD_GET_CAPABILITIES_V10_OUT_SET_MAC_ENHANCED_LBN 9
15720 #define MC_CMD_GET_CAPABILITIES_V10_OUT_SET_MAC_ENHANCED_WIDTH 1
15721 #define MC_CMD_GET_CAPABILITIES_V10_OUT_UNKNOWN_UCAST_DST_FILTER_ALWAYS_MULTI_RECIPIENT_OFST 0
15722 #define MC_CMD_GET_CAPABILITIES_V10_OUT_UNKNOWN_UCAST_DST_FILTER_ALWAYS_MULTI_RECIPIENT_LBN 10
15723 #define MC_CMD_GET_CAPABILITIES_V10_OUT_UNKNOWN_UCAST_DST_FILTER_ALWAYS_MULTI_RECIPIENT_WIDTH 1
15724 #define MC_CMD_GET_CAPABILITIES_V10_OUT_VADAPTOR_PERMIT_SET_MAC_WHEN_FILTERS_INSTALLED_OFST 0
15725 #define MC_CMD_GET_CAPABILITIES_V10_OUT_VADAPTOR_PERMIT_SET_MAC_WHEN_FILTERS_INSTALLED_LBN 11
15726 #define MC_CMD_GET_CAPABILITIES_V10_OUT_VADAPTOR_PERMIT_SET_MAC_WHEN_FILTERS_INSTALLED_WIDTH 1
15727 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TX_MAC_SECURITY_FILTERING_OFST 0
15728 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TX_MAC_SECURITY_FILTERING_LBN 12
15729 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TX_MAC_SECURITY_FILTERING_WIDTH 1
15730 #define MC_CMD_GET_CAPABILITIES_V10_OUT_ADDITIONAL_RSS_MODES_OFST 0
15731 #define MC_CMD_GET_CAPABILITIES_V10_OUT_ADDITIONAL_RSS_MODES_LBN 13
15732 #define MC_CMD_GET_CAPABILITIES_V10_OUT_ADDITIONAL_RSS_MODES_WIDTH 1
15733 #define MC_CMD_GET_CAPABILITIES_V10_OUT_QBB_OFST 0
15734 #define MC_CMD_GET_CAPABILITIES_V10_OUT_QBB_LBN 14
15735 #define MC_CMD_GET_CAPABILITIES_V10_OUT_QBB_WIDTH 1
15736 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RX_PACKED_STREAM_VAR_BUFFERS_OFST 0
15737 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RX_PACKED_STREAM_VAR_BUFFERS_LBN 15
15738 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RX_PACKED_STREAM_VAR_BUFFERS_WIDTH 1
15739 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RX_RSS_LIMITED_OFST 0
15740 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RX_RSS_LIMITED_LBN 16
15741 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RX_RSS_LIMITED_WIDTH 1
15742 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RX_PACKED_STREAM_OFST 0
15743 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RX_PACKED_STREAM_LBN 17
15744 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RX_PACKED_STREAM_WIDTH 1
15745 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RX_INCLUDE_FCS_OFST 0
15746 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RX_INCLUDE_FCS_LBN 18
15747 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RX_INCLUDE_FCS_WIDTH 1
15748 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TX_VLAN_INSERTION_OFST 0
15749 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TX_VLAN_INSERTION_LBN 19
15750 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TX_VLAN_INSERTION_WIDTH 1
15751 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RX_VLAN_STRIPPING_OFST 0
15752 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RX_VLAN_STRIPPING_LBN 20
15753 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RX_VLAN_STRIPPING_WIDTH 1
15754 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TX_TSO_OFST 0
15755 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TX_TSO_LBN 21
15756 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TX_TSO_WIDTH 1
15757 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RX_PREFIX_LEN_0_OFST 0
15758 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RX_PREFIX_LEN_0_LBN 22
15759 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RX_PREFIX_LEN_0_WIDTH 1
15760 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RX_PREFIX_LEN_14_OFST 0
15761 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RX_PREFIX_LEN_14_LBN 23
15762 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RX_PREFIX_LEN_14_WIDTH 1
15763 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RX_TIMESTAMP_OFST 0
15764 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RX_TIMESTAMP_LBN 24
15765 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RX_TIMESTAMP_WIDTH 1
15766 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RX_BATCHING_OFST 0
15767 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RX_BATCHING_LBN 25
15768 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RX_BATCHING_WIDTH 1
15769 #define MC_CMD_GET_CAPABILITIES_V10_OUT_MCAST_FILTER_CHAINING_OFST 0
15770 #define MC_CMD_GET_CAPABILITIES_V10_OUT_MCAST_FILTER_CHAINING_LBN 26
15771 #define MC_CMD_GET_CAPABILITIES_V10_OUT_MCAST_FILTER_CHAINING_WIDTH 1
15772 #define MC_CMD_GET_CAPABILITIES_V10_OUT_PM_AND_RXDP_COUNTERS_OFST 0
15773 #define MC_CMD_GET_CAPABILITIES_V10_OUT_PM_AND_RXDP_COUNTERS_LBN 27
15774 #define MC_CMD_GET_CAPABILITIES_V10_OUT_PM_AND_RXDP_COUNTERS_WIDTH 1
15775 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RX_DISABLE_SCATTER_OFST 0
15776 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RX_DISABLE_SCATTER_LBN 28
15777 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RX_DISABLE_SCATTER_WIDTH 1
15778 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TX_MCAST_UDP_LOOPBACK_OFST 0
15779 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TX_MCAST_UDP_LOOPBACK_LBN 29
15780 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TX_MCAST_UDP_LOOPBACK_WIDTH 1
15781 #define MC_CMD_GET_CAPABILITIES_V10_OUT_EVB_OFST 0
15782 #define MC_CMD_GET_CAPABILITIES_V10_OUT_EVB_LBN 30
15783 #define MC_CMD_GET_CAPABILITIES_V10_OUT_EVB_WIDTH 1
15784 #define MC_CMD_GET_CAPABILITIES_V10_OUT_VXLAN_NVGRE_OFST 0
15785 #define MC_CMD_GET_CAPABILITIES_V10_OUT_VXLAN_NVGRE_LBN 31
15786 #define MC_CMD_GET_CAPABILITIES_V10_OUT_VXLAN_NVGRE_WIDTH 1
15787 /* RxDPCPU firmware id. */
15788 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RX_DPCPU_FW_ID_OFST 4
15789 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RX_DPCPU_FW_ID_LEN 2
15790 /* enum: Standard RXDP firmware */
15791 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RXDP 0x0
15792 /* enum: Low latency RXDP firmware */
15793 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RXDP_LOW_LATENCY 0x1
15794 /* enum: Packed stream RXDP firmware */
15795 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RXDP_PACKED_STREAM 0x2
15796 /* enum: Rules engine RXDP firmware */
15797 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RXDP_RULES_ENGINE 0x5
15798 /* enum: DPDK RXDP firmware */
15799 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RXDP_DPDK 0x6
15800 /* enum: BIST RXDP firmware */
15801 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RXDP_BIST 0x10a
15802 /* enum: RXDP Test firmware image 1 */
15803 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RXDP_TEST_FW_TO_MC_CUT_THROUGH 0x101
15804 /* enum: RXDP Test firmware image 2 */
15805 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RXDP_TEST_FW_TO_MC_STORE_FORWARD 0x102
15806 /* enum: RXDP Test firmware image 3 */
15807 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RXDP_TEST_FW_TO_MC_STORE_FORWARD_FIRST 0x103
15808 /* enum: RXDP Test firmware image 4 */
15809 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RXDP_TEST_EVERY_EVENT_BATCHABLE 0x104
15810 /* enum: RXDP Test firmware image 5 */
15811 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RXDP_TEST_BACKPRESSURE 0x105
15812 /* enum: RXDP Test firmware image 6 */
15813 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RXDP_TEST_FW_PACKET_EDITS 0x106
15814 /* enum: RXDP Test firmware image 7 */
15815 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RXDP_TEST_FW_RX_HDR_SPLIT 0x107
15816 /* enum: RXDP Test firmware image 8 */
15817 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RXDP_TEST_FW_DISABLE_DL 0x108
15818 /* enum: RXDP Test firmware image 9 */
15819 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RXDP_TEST_FW_DOORBELL_DELAY 0x10b
15820 /* enum: RXDP Test firmware image 10 */
15821 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RXDP_TEST_FW_SLOW 0x10c
15822 /* TxDPCPU firmware id. */
15823 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TX_DPCPU_FW_ID_OFST 6
15824 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TX_DPCPU_FW_ID_LEN 2
15825 /* enum: Standard TXDP firmware */
15826 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TXDP 0x0
15827 /* enum: Low latency TXDP firmware */
15828 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TXDP_LOW_LATENCY 0x1
15829 /* enum: High packet rate TXDP firmware */
15830 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TXDP_HIGH_PACKET_RATE 0x3
15831 /* enum: Rules engine TXDP firmware */
15832 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TXDP_RULES_ENGINE 0x5
15833 /* enum: DPDK TXDP firmware */
15834 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TXDP_DPDK 0x6
15835 /* enum: BIST TXDP firmware */
15836 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TXDP_BIST 0x12d
15837 /* enum: TXDP Test firmware image 1 */
15838 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TXDP_TEST_FW_TSO_EDIT 0x101
15839 /* enum: TXDP Test firmware image 2 */
15840 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TXDP_TEST_FW_PACKET_EDITS 0x102
15841 /* enum: TXDP CSR bus test firmware */
15842 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TXDP_TEST_FW_CSR 0x103
15843 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RXPD_FW_VERSION_OFST 8
15844 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RXPD_FW_VERSION_LEN 2
15845 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RXPD_FW_VERSION_REV_OFST 8
15846 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RXPD_FW_VERSION_REV_LBN 0
15847 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RXPD_FW_VERSION_REV_WIDTH 12
15848 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RXPD_FW_VERSION_TYPE_OFST 8
15849 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RXPD_FW_VERSION_TYPE_LBN 12
15850 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RXPD_FW_VERSION_TYPE_WIDTH 4
15851 /* enum: reserved value - do not use (may indicate alternative interpretation
15852  * of REV field in future)
15853  */
15854 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RXPD_FW_TYPE_RESERVED 0x0
15855 /* enum: Trivial RX PD firmware for early Huntington development (Huntington
15856  * development only)
15857  */
15858 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RXPD_FW_TYPE_FIRST_PKT 0x1
15859 /* enum: RX PD firmware for telemetry prototyping (Medford2 development only)
15860  */
15861 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RXPD_FW_TYPE_TESTFW_TELEMETRY 0x1
15862 /* enum: RX PD firmware with approximately Siena-compatible behaviour
15863  * (Huntington development only)
15864  */
15865 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RXPD_FW_TYPE_SIENA_COMPAT 0x2
15866 /* enum: Full featured RX PD production firmware */
15867 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RXPD_FW_TYPE_FULL_FEATURED 0x3
15868 /* enum: (deprecated original name for the FULL_FEATURED variant) */
15869 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RXPD_FW_TYPE_VSWITCH 0x3
15870 /* enum: siena_compat variant RX PD firmware using PM rather than MAC
15871  * (Huntington development only)
15872  */
15873 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RXPD_FW_TYPE_SIENA_COMPAT_PM 0x4
15874 /* enum: Low latency RX PD production firmware */
15875 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RXPD_FW_TYPE_LOW_LATENCY 0x5
15876 /* enum: Packed stream RX PD production firmware */
15877 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RXPD_FW_TYPE_PACKED_STREAM 0x6
15878 /* enum: RX PD firmware handling layer 2 only for high packet rate performance
15879  * tests (Medford development only)
15880  */
15881 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RXPD_FW_TYPE_LAYER2_PERF 0x7
15882 /* enum: Rules engine RX PD production firmware */
15883 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RXPD_FW_TYPE_RULES_ENGINE 0x8
15884 /* enum: Custom firmware variant (see SF-119495-PD and bug69716) */
15885 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RXPD_FW_TYPE_L3XUDP 0x9
15886 /* enum: DPDK RX PD production firmware */
15887 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RXPD_FW_TYPE_DPDK 0xa
15888 /* enum: RX PD firmware for GUE parsing prototype (Medford development only) */
15889 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RXPD_FW_TYPE_TESTFW_GUE_PROTOTYPE 0xe
15890 /* enum: RX PD firmware parsing but not filtering network overlay tunnel
15891  * encapsulations (Medford development only)
15892  */
15893 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RXPD_FW_TYPE_TESTFW_ENCAP_PARSING_ONLY 0xf
15894 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TXPD_FW_VERSION_OFST 10
15895 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TXPD_FW_VERSION_LEN 2
15896 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TXPD_FW_VERSION_REV_OFST 10
15897 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TXPD_FW_VERSION_REV_LBN 0
15898 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TXPD_FW_VERSION_REV_WIDTH 12
15899 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TXPD_FW_VERSION_TYPE_OFST 10
15900 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TXPD_FW_VERSION_TYPE_LBN 12
15901 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TXPD_FW_VERSION_TYPE_WIDTH 4
15902 /* enum: reserved value - do not use (may indicate alternative interpretation
15903  * of REV field in future)
15904  */
15905 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TXPD_FW_TYPE_RESERVED 0x0
15906 /* enum: Trivial TX PD firmware for early Huntington development (Huntington
15907  * development only)
15908  */
15909 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TXPD_FW_TYPE_FIRST_PKT 0x1
15910 /* enum: TX PD firmware for telemetry prototyping (Medford2 development only)
15911  */
15912 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TXPD_FW_TYPE_TESTFW_TELEMETRY 0x1
15913 /* enum: TX PD firmware with approximately Siena-compatible behaviour
15914  * (Huntington development only)
15915  */
15916 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TXPD_FW_TYPE_SIENA_COMPAT 0x2
15917 /* enum: Full featured TX PD production firmware */
15918 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TXPD_FW_TYPE_FULL_FEATURED 0x3
15919 /* enum: (deprecated original name for the FULL_FEATURED variant) */
15920 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TXPD_FW_TYPE_VSWITCH 0x3
15921 /* enum: siena_compat variant TX PD firmware using PM rather than MAC
15922  * (Huntington development only)
15923  */
15924 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TXPD_FW_TYPE_SIENA_COMPAT_PM 0x4
15925 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TXPD_FW_TYPE_LOW_LATENCY 0x5 /* enum */
15926 /* enum: TX PD firmware handling layer 2 only for high packet rate performance
15927  * tests (Medford development only)
15928  */
15929 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TXPD_FW_TYPE_LAYER2_PERF 0x7
15930 /* enum: Rules engine TX PD production firmware */
15931 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TXPD_FW_TYPE_RULES_ENGINE 0x8
15932 /* enum: Custom firmware variant (see SF-119495-PD and bug69716) */
15933 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TXPD_FW_TYPE_L3XUDP 0x9
15934 /* enum: DPDK TX PD production firmware */
15935 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TXPD_FW_TYPE_DPDK 0xa
15936 /* enum: RX PD firmware for GUE parsing prototype (Medford development only) */
15937 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TXPD_FW_TYPE_TESTFW_GUE_PROTOTYPE 0xe
15938 /* Hardware capabilities of NIC */
15939 #define MC_CMD_GET_CAPABILITIES_V10_OUT_HW_CAPABILITIES_OFST 12
15940 #define MC_CMD_GET_CAPABILITIES_V10_OUT_HW_CAPABILITIES_LEN 4
15941 /* Licensed capabilities */
15942 #define MC_CMD_GET_CAPABILITIES_V10_OUT_LICENSE_CAPABILITIES_OFST 16
15943 #define MC_CMD_GET_CAPABILITIES_V10_OUT_LICENSE_CAPABILITIES_LEN 4
15944 /* Second word of flags. Not present on older firmware (check the length). */
15945 #define MC_CMD_GET_CAPABILITIES_V10_OUT_FLAGS2_OFST 20
15946 #define MC_CMD_GET_CAPABILITIES_V10_OUT_FLAGS2_LEN 4
15947 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TX_TSO_V2_OFST 20
15948 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TX_TSO_V2_LBN 0
15949 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TX_TSO_V2_WIDTH 1
15950 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TX_TSO_V2_ENCAP_OFST 20
15951 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TX_TSO_V2_ENCAP_LBN 1
15952 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TX_TSO_V2_ENCAP_WIDTH 1
15953 #define MC_CMD_GET_CAPABILITIES_V10_OUT_EVQ_TIMER_CTRL_OFST 20
15954 #define MC_CMD_GET_CAPABILITIES_V10_OUT_EVQ_TIMER_CTRL_LBN 2
15955 #define MC_CMD_GET_CAPABILITIES_V10_OUT_EVQ_TIMER_CTRL_WIDTH 1
15956 #define MC_CMD_GET_CAPABILITIES_V10_OUT_EVENT_CUT_THROUGH_OFST 20
15957 #define MC_CMD_GET_CAPABILITIES_V10_OUT_EVENT_CUT_THROUGH_LBN 3
15958 #define MC_CMD_GET_CAPABILITIES_V10_OUT_EVENT_CUT_THROUGH_WIDTH 1
15959 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RX_CUT_THROUGH_OFST 20
15960 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RX_CUT_THROUGH_LBN 4
15961 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RX_CUT_THROUGH_WIDTH 1
15962 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TX_VFIFO_ULL_MODE_OFST 20
15963 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TX_VFIFO_ULL_MODE_LBN 5
15964 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TX_VFIFO_ULL_MODE_WIDTH 1
15965 #define MC_CMD_GET_CAPABILITIES_V10_OUT_MAC_STATS_40G_TX_SIZE_BINS_OFST 20
15966 #define MC_CMD_GET_CAPABILITIES_V10_OUT_MAC_STATS_40G_TX_SIZE_BINS_LBN 6
15967 #define MC_CMD_GET_CAPABILITIES_V10_OUT_MAC_STATS_40G_TX_SIZE_BINS_WIDTH 1
15968 #define MC_CMD_GET_CAPABILITIES_V10_OUT_INIT_EVQ_TYPE_SUPPORTED_OFST 20
15969 #define MC_CMD_GET_CAPABILITIES_V10_OUT_INIT_EVQ_TYPE_SUPPORTED_LBN 7
15970 #define MC_CMD_GET_CAPABILITIES_V10_OUT_INIT_EVQ_TYPE_SUPPORTED_WIDTH 1
15971 #define MC_CMD_GET_CAPABILITIES_V10_OUT_INIT_EVQ_V2_OFST 20
15972 #define MC_CMD_GET_CAPABILITIES_V10_OUT_INIT_EVQ_V2_LBN 7
15973 #define MC_CMD_GET_CAPABILITIES_V10_OUT_INIT_EVQ_V2_WIDTH 1
15974 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TX_MAC_TIMESTAMPING_OFST 20
15975 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TX_MAC_TIMESTAMPING_LBN 8
15976 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TX_MAC_TIMESTAMPING_WIDTH 1
15977 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TX_TIMESTAMP_OFST 20
15978 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TX_TIMESTAMP_LBN 9
15979 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TX_TIMESTAMP_WIDTH 1
15980 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RX_SNIFF_OFST 20
15981 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RX_SNIFF_LBN 10
15982 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RX_SNIFF_WIDTH 1
15983 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TX_SNIFF_OFST 20
15984 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TX_SNIFF_LBN 11
15985 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TX_SNIFF_WIDTH 1
15986 #define MC_CMD_GET_CAPABILITIES_V10_OUT_NVRAM_UPDATE_REPORT_VERIFY_RESULT_OFST 20
15987 #define MC_CMD_GET_CAPABILITIES_V10_OUT_NVRAM_UPDATE_REPORT_VERIFY_RESULT_LBN 12
15988 #define MC_CMD_GET_CAPABILITIES_V10_OUT_NVRAM_UPDATE_REPORT_VERIFY_RESULT_WIDTH 1
15989 #define MC_CMD_GET_CAPABILITIES_V10_OUT_MCDI_BACKGROUND_OFST 20
15990 #define MC_CMD_GET_CAPABILITIES_V10_OUT_MCDI_BACKGROUND_LBN 13
15991 #define MC_CMD_GET_CAPABILITIES_V10_OUT_MCDI_BACKGROUND_WIDTH 1
15992 #define MC_CMD_GET_CAPABILITIES_V10_OUT_MCDI_DB_RETURN_OFST 20
15993 #define MC_CMD_GET_CAPABILITIES_V10_OUT_MCDI_DB_RETURN_LBN 14
15994 #define MC_CMD_GET_CAPABILITIES_V10_OUT_MCDI_DB_RETURN_WIDTH 1
15995 #define MC_CMD_GET_CAPABILITIES_V10_OUT_CTPIO_OFST 20
15996 #define MC_CMD_GET_CAPABILITIES_V10_OUT_CTPIO_LBN 15
15997 #define MC_CMD_GET_CAPABILITIES_V10_OUT_CTPIO_WIDTH 1
15998 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TSA_SUPPORT_OFST 20
15999 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TSA_SUPPORT_LBN 16
16000 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TSA_SUPPORT_WIDTH 1
16001 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TSA_BOUND_OFST 20
16002 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TSA_BOUND_LBN 17
16003 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TSA_BOUND_WIDTH 1
16004 #define MC_CMD_GET_CAPABILITIES_V10_OUT_SF_ADAPTER_AUTHENTICATION_OFST 20
16005 #define MC_CMD_GET_CAPABILITIES_V10_OUT_SF_ADAPTER_AUTHENTICATION_LBN 18
16006 #define MC_CMD_GET_CAPABILITIES_V10_OUT_SF_ADAPTER_AUTHENTICATION_WIDTH 1
16007 #define MC_CMD_GET_CAPABILITIES_V10_OUT_FILTER_ACTION_FLAG_OFST 20
16008 #define MC_CMD_GET_CAPABILITIES_V10_OUT_FILTER_ACTION_FLAG_LBN 19
16009 #define MC_CMD_GET_CAPABILITIES_V10_OUT_FILTER_ACTION_FLAG_WIDTH 1
16010 #define MC_CMD_GET_CAPABILITIES_V10_OUT_FILTER_ACTION_MARK_OFST 20
16011 #define MC_CMD_GET_CAPABILITIES_V10_OUT_FILTER_ACTION_MARK_LBN 20
16012 #define MC_CMD_GET_CAPABILITIES_V10_OUT_FILTER_ACTION_MARK_WIDTH 1
16013 #define MC_CMD_GET_CAPABILITIES_V10_OUT_EQUAL_STRIDE_SUPER_BUFFER_OFST 20
16014 #define MC_CMD_GET_CAPABILITIES_V10_OUT_EQUAL_STRIDE_SUPER_BUFFER_LBN 21
16015 #define MC_CMD_GET_CAPABILITIES_V10_OUT_EQUAL_STRIDE_SUPER_BUFFER_WIDTH 1
16016 #define MC_CMD_GET_CAPABILITIES_V10_OUT_EQUAL_STRIDE_PACKED_STREAM_OFST 20
16017 #define MC_CMD_GET_CAPABILITIES_V10_OUT_EQUAL_STRIDE_PACKED_STREAM_LBN 21
16018 #define MC_CMD_GET_CAPABILITIES_V10_OUT_EQUAL_STRIDE_PACKED_STREAM_WIDTH 1
16019 #define MC_CMD_GET_CAPABILITIES_V10_OUT_L3XUDP_SUPPORT_OFST 20
16020 #define MC_CMD_GET_CAPABILITIES_V10_OUT_L3XUDP_SUPPORT_LBN 22
16021 #define MC_CMD_GET_CAPABILITIES_V10_OUT_L3XUDP_SUPPORT_WIDTH 1
16022 #define MC_CMD_GET_CAPABILITIES_V10_OUT_FW_SUBVARIANT_NO_TX_CSUM_OFST 20
16023 #define MC_CMD_GET_CAPABILITIES_V10_OUT_FW_SUBVARIANT_NO_TX_CSUM_LBN 23
16024 #define MC_CMD_GET_CAPABILITIES_V10_OUT_FW_SUBVARIANT_NO_TX_CSUM_WIDTH 1
16025 #define MC_CMD_GET_CAPABILITIES_V10_OUT_VI_SPREADING_OFST 20
16026 #define MC_CMD_GET_CAPABILITIES_V10_OUT_VI_SPREADING_LBN 24
16027 #define MC_CMD_GET_CAPABILITIES_V10_OUT_VI_SPREADING_WIDTH 1
16028 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RXDP_HLB_IDLE_OFST 20
16029 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RXDP_HLB_IDLE_LBN 25
16030 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RXDP_HLB_IDLE_WIDTH 1
16031 #define MC_CMD_GET_CAPABILITIES_V10_OUT_INIT_RXQ_NO_CONT_EV_OFST 20
16032 #define MC_CMD_GET_CAPABILITIES_V10_OUT_INIT_RXQ_NO_CONT_EV_LBN 26
16033 #define MC_CMD_GET_CAPABILITIES_V10_OUT_INIT_RXQ_NO_CONT_EV_WIDTH 1
16034 #define MC_CMD_GET_CAPABILITIES_V10_OUT_INIT_RXQ_WITH_BUFFER_SIZE_OFST 20
16035 #define MC_CMD_GET_CAPABILITIES_V10_OUT_INIT_RXQ_WITH_BUFFER_SIZE_LBN 27
16036 #define MC_CMD_GET_CAPABILITIES_V10_OUT_INIT_RXQ_WITH_BUFFER_SIZE_WIDTH 1
16037 #define MC_CMD_GET_CAPABILITIES_V10_OUT_BUNDLE_UPDATE_OFST 20
16038 #define MC_CMD_GET_CAPABILITIES_V10_OUT_BUNDLE_UPDATE_LBN 28
16039 #define MC_CMD_GET_CAPABILITIES_V10_OUT_BUNDLE_UPDATE_WIDTH 1
16040 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TX_TSO_V3_OFST 20
16041 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TX_TSO_V3_LBN 29
16042 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TX_TSO_V3_WIDTH 1
16043 #define MC_CMD_GET_CAPABILITIES_V10_OUT_DYNAMIC_SENSORS_OFST 20
16044 #define MC_CMD_GET_CAPABILITIES_V10_OUT_DYNAMIC_SENSORS_LBN 30
16045 #define MC_CMD_GET_CAPABILITIES_V10_OUT_DYNAMIC_SENSORS_WIDTH 1
16046 #define MC_CMD_GET_CAPABILITIES_V10_OUT_NVRAM_UPDATE_POLL_VERIFY_RESULT_OFST 20
16047 #define MC_CMD_GET_CAPABILITIES_V10_OUT_NVRAM_UPDATE_POLL_VERIFY_RESULT_LBN 31
16048 #define MC_CMD_GET_CAPABILITIES_V10_OUT_NVRAM_UPDATE_POLL_VERIFY_RESULT_WIDTH 1
16049 /* Number of FATSOv2 contexts per datapath supported by this NIC (when
16050  * TX_TSO_V2 == 1). Not present on older firmware (check the length).
16051  */
16052 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TX_TSO_V2_N_CONTEXTS_OFST 24
16053 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TX_TSO_V2_N_CONTEXTS_LEN 2
16054 /* One byte per PF containing the number of the external port assigned to this
16055  * PF, indexed by PF number. Special values indicate that a PF is either not
16056  * present or not assigned.
16057  */
16058 #define MC_CMD_GET_CAPABILITIES_V10_OUT_PFS_TO_PORTS_ASSIGNMENT_OFST 26
16059 #define MC_CMD_GET_CAPABILITIES_V10_OUT_PFS_TO_PORTS_ASSIGNMENT_LEN 1
16060 #define MC_CMD_GET_CAPABILITIES_V10_OUT_PFS_TO_PORTS_ASSIGNMENT_NUM 16
16061 /* enum: The caller is not permitted to access information on this PF. */
16062 #define MC_CMD_GET_CAPABILITIES_V10_OUT_ACCESS_NOT_PERMITTED 0xff
16063 /* enum: PF does not exist. */
16064 #define MC_CMD_GET_CAPABILITIES_V10_OUT_PF_NOT_PRESENT 0xfe
16065 /* enum: PF does exist but is not assigned to any external port. */
16066 #define MC_CMD_GET_CAPABILITIES_V10_OUT_PF_NOT_ASSIGNED 0xfd
16067 /* enum: This value indicates that PF is assigned, but it cannot be expressed
16068  * in this field. It is intended for a possible future situation where a more
16069  * complex scheme of PFs to ports mapping is being used. The future driver
16070  * should look for a new field supporting the new scheme. The current/old
16071  * driver should treat this value as PF_NOT_ASSIGNED.
16072  */
16073 #define MC_CMD_GET_CAPABILITIES_V10_OUT_INCOMPATIBLE_ASSIGNMENT 0xfc
16074 /* One byte per PF containing the number of its VFs, indexed by PF number. A
16075  * special value indicates that a PF is not present.
16076  */
16077 #define MC_CMD_GET_CAPABILITIES_V10_OUT_NUM_VFS_PER_PF_OFST 42
16078 #define MC_CMD_GET_CAPABILITIES_V10_OUT_NUM_VFS_PER_PF_LEN 1
16079 #define MC_CMD_GET_CAPABILITIES_V10_OUT_NUM_VFS_PER_PF_NUM 16
16080 /* enum: The caller is not permitted to access information on this PF. */
16081 /*               MC_CMD_GET_CAPABILITIES_V10_OUT_ACCESS_NOT_PERMITTED 0xff */
16082 /* enum: PF does not exist. */
16083 /*               MC_CMD_GET_CAPABILITIES_V10_OUT_PF_NOT_PRESENT 0xfe */
16084 /* Number of VIs available for each external port */
16085 #define MC_CMD_GET_CAPABILITIES_V10_OUT_NUM_VIS_PER_PORT_OFST 58
16086 #define MC_CMD_GET_CAPABILITIES_V10_OUT_NUM_VIS_PER_PORT_LEN 2
16087 #define MC_CMD_GET_CAPABILITIES_V10_OUT_NUM_VIS_PER_PORT_NUM 4
16088 /* Size of RX descriptor cache expressed as binary logarithm The actual size
16089  * equals (2 ^ RX_DESC_CACHE_SIZE)
16090  */
16091 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RX_DESC_CACHE_SIZE_OFST 66
16092 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RX_DESC_CACHE_SIZE_LEN 1
16093 /* Size of TX descriptor cache expressed as binary logarithm The actual size
16094  * equals (2 ^ TX_DESC_CACHE_SIZE)
16095  */
16096 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TX_DESC_CACHE_SIZE_OFST 67
16097 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TX_DESC_CACHE_SIZE_LEN 1
16098 /* Total number of available PIO buffers */
16099 #define MC_CMD_GET_CAPABILITIES_V10_OUT_NUM_PIO_BUFFS_OFST 68
16100 #define MC_CMD_GET_CAPABILITIES_V10_OUT_NUM_PIO_BUFFS_LEN 2
16101 /* Size of a single PIO buffer */
16102 #define MC_CMD_GET_CAPABILITIES_V10_OUT_SIZE_PIO_BUFF_OFST 70
16103 #define MC_CMD_GET_CAPABILITIES_V10_OUT_SIZE_PIO_BUFF_LEN 2
16104 /* On chips later than Medford the amount of address space assigned to each VI
16105  * is configurable. This is a global setting that the driver must query to
16106  * discover the VI to address mapping. Cut-through PIO (CTPIO) is not available
16107  * with 8k VI windows.
16108  */
16109 #define MC_CMD_GET_CAPABILITIES_V10_OUT_VI_WINDOW_MODE_OFST 72
16110 #define MC_CMD_GET_CAPABILITIES_V10_OUT_VI_WINDOW_MODE_LEN 1
16111 /* enum: Each VI occupies 8k as on Huntington and Medford. PIO is at offset 4k.
16112  * CTPIO is not mapped.
16113  */
16114 #define MC_CMD_GET_CAPABILITIES_V10_OUT_VI_WINDOW_MODE_8K 0x0
16115 /* enum: Each VI occupies 16k. PIO is at offset 4k. CTPIO is at offset 12k. */
16116 #define MC_CMD_GET_CAPABILITIES_V10_OUT_VI_WINDOW_MODE_16K 0x1
16117 /* enum: Each VI occupies 64k. PIO is at offset 4k. CTPIO is at offset 12k. */
16118 #define MC_CMD_GET_CAPABILITIES_V10_OUT_VI_WINDOW_MODE_64K 0x2
16119 /* Number of vFIFOs per adapter that can be used for VFIFO Stuffing
16120  * (SF-115995-SW) in the present configuration of firmware and port mode.
16121  */
16122 #define MC_CMD_GET_CAPABILITIES_V10_OUT_VFIFO_STUFFING_NUM_VFIFOS_OFST 73
16123 #define MC_CMD_GET_CAPABILITIES_V10_OUT_VFIFO_STUFFING_NUM_VFIFOS_LEN 1
16124 /* Number of buffers per adapter that can be used for VFIFO Stuffing
16125  * (SF-115995-SW) in the present configuration of firmware and port mode.
16126  */
16127 #define MC_CMD_GET_CAPABILITIES_V10_OUT_VFIFO_STUFFING_NUM_CP_BUFFERS_OFST 74
16128 #define MC_CMD_GET_CAPABILITIES_V10_OUT_VFIFO_STUFFING_NUM_CP_BUFFERS_LEN 2
16129 /* Entry count in the MAC stats array, including the final GENERATION_END
16130  * entry. For MAC stats DMA, drivers should allocate a buffer large enough to
16131  * hold at least this many 64-bit stats values, if they wish to receive all
16132  * available stats. If the buffer is shorter than MAC_STATS_NUM_STATS * 8, the
16133  * stats array returned will be truncated.
16134  */
16135 #define MC_CMD_GET_CAPABILITIES_V10_OUT_MAC_STATS_NUM_STATS_OFST 76
16136 #define MC_CMD_GET_CAPABILITIES_V10_OUT_MAC_STATS_NUM_STATS_LEN 2
16137 /* Maximum supported value for MC_CMD_FILTER_OP_V3/MATCH_MARK_VALUE. This field
16138  * will only be non-zero if MC_CMD_GET_CAPABILITIES/FILTER_ACTION_MARK is set.
16139  */
16140 #define MC_CMD_GET_CAPABILITIES_V10_OUT_FILTER_ACTION_MARK_MAX_OFST 80
16141 #define MC_CMD_GET_CAPABILITIES_V10_OUT_FILTER_ACTION_MARK_MAX_LEN 4
16142 /* On devices where the INIT_RXQ_WITH_BUFFER_SIZE flag (in
16143  * GET_CAPABILITIES_OUT_V2) is set, drivers have to specify a buffer size when
16144  * they create an RX queue. Due to hardware limitations, only a small number of
16145  * different buffer sizes may be available concurrently. Nonzero entries in
16146  * this array are the sizes of buffers which the system guarantees will be
16147  * available for use. If the list is empty, there are no limitations on
16148  * concurrent buffer sizes.
16149  */
16150 #define MC_CMD_GET_CAPABILITIES_V10_OUT_GUARANTEED_RX_BUFFER_SIZES_OFST 84
16151 #define MC_CMD_GET_CAPABILITIES_V10_OUT_GUARANTEED_RX_BUFFER_SIZES_LEN 4
16152 #define MC_CMD_GET_CAPABILITIES_V10_OUT_GUARANTEED_RX_BUFFER_SIZES_NUM 16
16153 /* Third word of flags. Not present on older firmware (check the length). */
16154 #define MC_CMD_GET_CAPABILITIES_V10_OUT_FLAGS3_OFST 148
16155 #define MC_CMD_GET_CAPABILITIES_V10_OUT_FLAGS3_LEN 4
16156 #define MC_CMD_GET_CAPABILITIES_V10_OUT_WOL_ETHERWAKE_OFST 148
16157 #define MC_CMD_GET_CAPABILITIES_V10_OUT_WOL_ETHERWAKE_LBN 0
16158 #define MC_CMD_GET_CAPABILITIES_V10_OUT_WOL_ETHERWAKE_WIDTH 1
16159 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RSS_EVEN_SPREADING_OFST 148
16160 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RSS_EVEN_SPREADING_LBN 1
16161 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RSS_EVEN_SPREADING_WIDTH 1
16162 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RSS_SELECTABLE_TABLE_SIZE_OFST 148
16163 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RSS_SELECTABLE_TABLE_SIZE_LBN 2
16164 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RSS_SELECTABLE_TABLE_SIZE_WIDTH 1
16165 #define MC_CMD_GET_CAPABILITIES_V10_OUT_MAE_SUPPORTED_OFST 148
16166 #define MC_CMD_GET_CAPABILITIES_V10_OUT_MAE_SUPPORTED_LBN 3
16167 #define MC_CMD_GET_CAPABILITIES_V10_OUT_MAE_SUPPORTED_WIDTH 1
16168 #define MC_CMD_GET_CAPABILITIES_V10_OUT_VDPA_SUPPORTED_OFST 148
16169 #define MC_CMD_GET_CAPABILITIES_V10_OUT_VDPA_SUPPORTED_LBN 4
16170 #define MC_CMD_GET_CAPABILITIES_V10_OUT_VDPA_SUPPORTED_WIDTH 1
16171 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RX_VLAN_STRIPPING_PER_ENCAP_RULE_OFST 148
16172 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RX_VLAN_STRIPPING_PER_ENCAP_RULE_LBN 5
16173 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RX_VLAN_STRIPPING_PER_ENCAP_RULE_WIDTH 1
16174 #define MC_CMD_GET_CAPABILITIES_V10_OUT_EXTENDED_WIDTH_EVQS_SUPPORTED_OFST 148
16175 #define MC_CMD_GET_CAPABILITIES_V10_OUT_EXTENDED_WIDTH_EVQS_SUPPORTED_LBN 6
16176 #define MC_CMD_GET_CAPABILITIES_V10_OUT_EXTENDED_WIDTH_EVQS_SUPPORTED_WIDTH 1
16177 #define MC_CMD_GET_CAPABILITIES_V10_OUT_UNSOL_EV_CREDIT_SUPPORTED_OFST 148
16178 #define MC_CMD_GET_CAPABILITIES_V10_OUT_UNSOL_EV_CREDIT_SUPPORTED_LBN 7
16179 #define MC_CMD_GET_CAPABILITIES_V10_OUT_UNSOL_EV_CREDIT_SUPPORTED_WIDTH 1
16180 /* These bits are reserved for communicating test-specific capabilities to
16181  * host-side test software. All production drivers should treat this field as
16182  * opaque.
16183  */
16184 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TEST_RESERVED_OFST 152
16185 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TEST_RESERVED_LEN 8
16186 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TEST_RESERVED_LO_OFST 152
16187 #define MC_CMD_GET_CAPABILITIES_V10_OUT_TEST_RESERVED_HI_OFST 156
16188 /* The minimum size (in table entries) of indirection table to be allocated
16189  * from the pool for an RSS context. Note that the table size used must be a
16190  * power of 2.
16191  */
16192 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RSS_MIN_INDIRECTION_TABLE_SIZE_OFST 160
16193 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RSS_MIN_INDIRECTION_TABLE_SIZE_LEN 4
16194 /* The maximum size (in table entries) of indirection table to be allocated
16195  * from the pool for an RSS context. Note that the table size used must be a
16196  * power of 2.
16197  */
16198 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RSS_MAX_INDIRECTION_TABLE_SIZE_OFST 164
16199 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RSS_MAX_INDIRECTION_TABLE_SIZE_LEN 4
16200 /* The maximum number of queues that can be used by an RSS context in exclusive
16201  * mode. In exclusive mode the context has a configurable indirection table and
16202  * a configurable RSS key.
16203  */
16204 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RSS_MAX_INDIRECTION_QUEUES_OFST 168
16205 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RSS_MAX_INDIRECTION_QUEUES_LEN 4
16206 /* The maximum number of queues that can be used by an RSS context in even-
16207  * spreading mode. In even-spreading mode the context has no indirection table
16208  * but it does have a configurable RSS key.
16209  */
16210 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RSS_MAX_EVEN_SPREADING_QUEUES_OFST 172
16211 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RSS_MAX_EVEN_SPREADING_QUEUES_LEN 4
16212 /* The total number of RSS contexts supported. Note that the number of
16213  * available contexts using indirection tables is also limited by the
16214  * availability of indirection table space allocated from a common pool.
16215  */
16216 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RSS_NUM_CONTEXTS_OFST 176
16217 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RSS_NUM_CONTEXTS_LEN 4
16218 /* The total amount of indirection table space that can be shared between RSS
16219  * contexts.
16220  */
16221 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RSS_TABLE_POOL_SIZE_OFST 180
16222 #define MC_CMD_GET_CAPABILITIES_V10_OUT_RSS_TABLE_POOL_SIZE_LEN 4
16223 /* A bitmap of the queue sizes the device can provide, where bit N being set
16224  * indicates that 2**N is a valid size. The device may be limited in the number
16225  * of different queue sizes that can exist simultaneously, so a bit being set
16226  * here does not guarantee that an attempt to create a queue of that size will
16227  * succeed.
16228  */
16229 #define MC_CMD_GET_CAPABILITIES_V10_OUT_SUPPORTED_QUEUE_SIZES_OFST 184
16230 #define MC_CMD_GET_CAPABILITIES_V10_OUT_SUPPORTED_QUEUE_SIZES_LEN 4
16231 /* A bitmap of queue sizes that are always available, in the same format as
16232  * SUPPORTED_QUEUE_SIZES. Attempting to create a queue with one of these sizes
16233  * will never fail due to unavailability of the requested size.
16234  */
16235 #define MC_CMD_GET_CAPABILITIES_V10_OUT_GUARANTEED_QUEUE_SIZES_OFST 188
16236 #define MC_CMD_GET_CAPABILITIES_V10_OUT_GUARANTEED_QUEUE_SIZES_LEN 4
16237
16238
16239 /***********************************/
16240 /* MC_CMD_V2_EXTN
16241  * Encapsulation for a v2 extended command
16242  */
16243 #define MC_CMD_V2_EXTN 0x7f
16244
16245 /* MC_CMD_V2_EXTN_IN msgrequest */
16246 #define MC_CMD_V2_EXTN_IN_LEN 4
16247 /* the extended command number */
16248 #define MC_CMD_V2_EXTN_IN_EXTENDED_CMD_LBN 0
16249 #define MC_CMD_V2_EXTN_IN_EXTENDED_CMD_WIDTH 15
16250 #define MC_CMD_V2_EXTN_IN_UNUSED_LBN 15
16251 #define MC_CMD_V2_EXTN_IN_UNUSED_WIDTH 1
16252 /* the actual length of the encapsulated command (which is not in the v1
16253  * header)
16254  */
16255 #define MC_CMD_V2_EXTN_IN_ACTUAL_LEN_LBN 16
16256 #define MC_CMD_V2_EXTN_IN_ACTUAL_LEN_WIDTH 10
16257 #define MC_CMD_V2_EXTN_IN_UNUSED2_LBN 26
16258 #define MC_CMD_V2_EXTN_IN_UNUSED2_WIDTH 2
16259 /* Type of command/response */
16260 #define MC_CMD_V2_EXTN_IN_MESSAGE_TYPE_LBN 28
16261 #define MC_CMD_V2_EXTN_IN_MESSAGE_TYPE_WIDTH 4
16262 /* enum: MCDI command directed to or response originating from the MC. */
16263 #define MC_CMD_V2_EXTN_IN_MCDI_MESSAGE_TYPE_MC 0x0
16264 /* enum: MCDI command directed to a TSA controller. MCDI responses of this type
16265  * are not defined.
16266  */
16267 #define MC_CMD_V2_EXTN_IN_MCDI_MESSAGE_TYPE_TSA 0x1
16268
16269
16270 /***********************************/
16271 /* MC_CMD_TCM_BUCKET_ALLOC
16272  * Allocate a pacer bucket (for qau rp or a snapper test)
16273  */
16274 #define MC_CMD_TCM_BUCKET_ALLOC 0xb2
16275 #undef  MC_CMD_0xb2_PRIVILEGE_CTG
16276
16277 #define MC_CMD_0xb2_PRIVILEGE_CTG SRIOV_CTG_GENERAL
16278
16279 /* MC_CMD_TCM_BUCKET_ALLOC_IN msgrequest */
16280 #define MC_CMD_TCM_BUCKET_ALLOC_IN_LEN 0
16281
16282 /* MC_CMD_TCM_BUCKET_ALLOC_OUT msgresponse */
16283 #define MC_CMD_TCM_BUCKET_ALLOC_OUT_LEN 4
16284 /* the bucket id */
16285 #define MC_CMD_TCM_BUCKET_ALLOC_OUT_BUCKET_OFST 0
16286 #define MC_CMD_TCM_BUCKET_ALLOC_OUT_BUCKET_LEN 4
16287
16288
16289 /***********************************/
16290 /* MC_CMD_TCM_BUCKET_FREE
16291  * Free a pacer bucket
16292  */
16293 #define MC_CMD_TCM_BUCKET_FREE 0xb3
16294 #undef  MC_CMD_0xb3_PRIVILEGE_CTG
16295
16296 #define MC_CMD_0xb3_PRIVILEGE_CTG SRIOV_CTG_GENERAL
16297
16298 /* MC_CMD_TCM_BUCKET_FREE_IN msgrequest */
16299 #define MC_CMD_TCM_BUCKET_FREE_IN_LEN 4
16300 /* the bucket id */
16301 #define MC_CMD_TCM_BUCKET_FREE_IN_BUCKET_OFST 0
16302 #define MC_CMD_TCM_BUCKET_FREE_IN_BUCKET_LEN 4
16303
16304 /* MC_CMD_TCM_BUCKET_FREE_OUT msgresponse */
16305 #define MC_CMD_TCM_BUCKET_FREE_OUT_LEN 0
16306
16307
16308 /***********************************/
16309 /* MC_CMD_TCM_BUCKET_INIT
16310  * Initialise pacer bucket with a given rate
16311  */
16312 #define MC_CMD_TCM_BUCKET_INIT 0xb4
16313 #undef  MC_CMD_0xb4_PRIVILEGE_CTG
16314
16315 #define MC_CMD_0xb4_PRIVILEGE_CTG SRIOV_CTG_GENERAL
16316
16317 /* MC_CMD_TCM_BUCKET_INIT_IN msgrequest */
16318 #define MC_CMD_TCM_BUCKET_INIT_IN_LEN 8
16319 /* the bucket id */
16320 #define MC_CMD_TCM_BUCKET_INIT_IN_BUCKET_OFST 0
16321 #define MC_CMD_TCM_BUCKET_INIT_IN_BUCKET_LEN 4
16322 /* the rate in mbps */
16323 #define MC_CMD_TCM_BUCKET_INIT_IN_RATE_OFST 4
16324 #define MC_CMD_TCM_BUCKET_INIT_IN_RATE_LEN 4
16325
16326 /* MC_CMD_TCM_BUCKET_INIT_EXT_IN msgrequest */
16327 #define MC_CMD_TCM_BUCKET_INIT_EXT_IN_LEN 12
16328 /* the bucket id */
16329 #define MC_CMD_TCM_BUCKET_INIT_EXT_IN_BUCKET_OFST 0
16330 #define MC_CMD_TCM_BUCKET_INIT_EXT_IN_BUCKET_LEN 4
16331 /* the rate in mbps */
16332 #define MC_CMD_TCM_BUCKET_INIT_EXT_IN_RATE_OFST 4
16333 #define MC_CMD_TCM_BUCKET_INIT_EXT_IN_RATE_LEN 4
16334 /* the desired maximum fill level */
16335 #define MC_CMD_TCM_BUCKET_INIT_EXT_IN_MAX_FILL_OFST 8
16336 #define MC_CMD_TCM_BUCKET_INIT_EXT_IN_MAX_FILL_LEN 4
16337
16338 /* MC_CMD_TCM_BUCKET_INIT_OUT msgresponse */
16339 #define MC_CMD_TCM_BUCKET_INIT_OUT_LEN 0
16340
16341
16342 /***********************************/
16343 /* MC_CMD_TCM_TXQ_INIT
16344  * Initialise txq in pacer with given options or set options
16345  */
16346 #define MC_CMD_TCM_TXQ_INIT 0xb5
16347 #undef  MC_CMD_0xb5_PRIVILEGE_CTG
16348
16349 #define MC_CMD_0xb5_PRIVILEGE_CTG SRIOV_CTG_GENERAL
16350
16351 /* MC_CMD_TCM_TXQ_INIT_IN msgrequest */
16352 #define MC_CMD_TCM_TXQ_INIT_IN_LEN 28
16353 /* the txq id */
16354 #define MC_CMD_TCM_TXQ_INIT_IN_QID_OFST 0
16355 #define MC_CMD_TCM_TXQ_INIT_IN_QID_LEN 4
16356 /* the static priority associated with the txq */
16357 #define MC_CMD_TCM_TXQ_INIT_IN_LABEL_OFST 4
16358 #define MC_CMD_TCM_TXQ_INIT_IN_LABEL_LEN 4
16359 /* bitmask of the priority queues this txq is inserted into when inserted. */
16360 #define MC_CMD_TCM_TXQ_INIT_IN_PQ_FLAGS_OFST 8
16361 #define MC_CMD_TCM_TXQ_INIT_IN_PQ_FLAGS_LEN 4
16362 #define MC_CMD_TCM_TXQ_INIT_IN_PQ_FLAG_GUARANTEED_OFST 8
16363 #define MC_CMD_TCM_TXQ_INIT_IN_PQ_FLAG_GUARANTEED_LBN 0
16364 #define MC_CMD_TCM_TXQ_INIT_IN_PQ_FLAG_GUARANTEED_WIDTH 1
16365 #define MC_CMD_TCM_TXQ_INIT_IN_PQ_FLAG_NORMAL_OFST 8
16366 #define MC_CMD_TCM_TXQ_INIT_IN_PQ_FLAG_NORMAL_LBN 1
16367 #define MC_CMD_TCM_TXQ_INIT_IN_PQ_FLAG_NORMAL_WIDTH 1
16368 #define MC_CMD_TCM_TXQ_INIT_IN_PQ_FLAG_LOW_OFST 8
16369 #define MC_CMD_TCM_TXQ_INIT_IN_PQ_FLAG_LOW_LBN 2
16370 #define MC_CMD_TCM_TXQ_INIT_IN_PQ_FLAG_LOW_WIDTH 1
16371 /* the reaction point (RP) bucket */
16372 #define MC_CMD_TCM_TXQ_INIT_IN_RP_BKT_OFST 12
16373 #define MC_CMD_TCM_TXQ_INIT_IN_RP_BKT_LEN 4
16374 /* an already reserved bucket (typically set to bucket associated with outer
16375  * vswitch)
16376  */
16377 #define MC_CMD_TCM_TXQ_INIT_IN_MAX_BKT1_OFST 16
16378 #define MC_CMD_TCM_TXQ_INIT_IN_MAX_BKT1_LEN 4
16379 /* an already reserved bucket (typically set to bucket associated with inner
16380  * vswitch)
16381  */
16382 #define MC_CMD_TCM_TXQ_INIT_IN_MAX_BKT2_OFST 20
16383 #define MC_CMD_TCM_TXQ_INIT_IN_MAX_BKT2_LEN 4
16384 /* the min bucket (typically for ETS/minimum bandwidth) */
16385 #define MC_CMD_TCM_TXQ_INIT_IN_MIN_BKT_OFST 24
16386 #define MC_CMD_TCM_TXQ_INIT_IN_MIN_BKT_LEN 4
16387
16388 /* MC_CMD_TCM_TXQ_INIT_EXT_IN msgrequest */
16389 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_LEN 32
16390 /* the txq id */
16391 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_QID_OFST 0
16392 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_QID_LEN 4
16393 /* the static priority associated with the txq */
16394 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_LABEL_NORMAL_OFST 4
16395 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_LABEL_NORMAL_LEN 4
16396 /* bitmask of the priority queues this txq is inserted into when inserted. */
16397 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_PQ_FLAGS_OFST 8
16398 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_PQ_FLAGS_LEN 4
16399 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_PQ_FLAG_GUARANTEED_OFST 8
16400 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_PQ_FLAG_GUARANTEED_LBN 0
16401 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_PQ_FLAG_GUARANTEED_WIDTH 1
16402 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_PQ_FLAG_NORMAL_OFST 8
16403 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_PQ_FLAG_NORMAL_LBN 1
16404 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_PQ_FLAG_NORMAL_WIDTH 1
16405 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_PQ_FLAG_LOW_OFST 8
16406 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_PQ_FLAG_LOW_LBN 2
16407 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_PQ_FLAG_LOW_WIDTH 1
16408 /* the reaction point (RP) bucket */
16409 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_RP_BKT_OFST 12
16410 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_RP_BKT_LEN 4
16411 /* an already reserved bucket (typically set to bucket associated with outer
16412  * vswitch)
16413  */
16414 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_MAX_BKT1_OFST 16
16415 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_MAX_BKT1_LEN 4
16416 /* an already reserved bucket (typically set to bucket associated with inner
16417  * vswitch)
16418  */
16419 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_MAX_BKT2_OFST 20
16420 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_MAX_BKT2_LEN 4
16421 /* the min bucket (typically for ETS/minimum bandwidth) */
16422 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_MIN_BKT_OFST 24
16423 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_MIN_BKT_LEN 4
16424 /* the static priority associated with the txq */
16425 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_LABEL_GUARANTEED_OFST 28
16426 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_LABEL_GUARANTEED_LEN 4
16427
16428 /* MC_CMD_TCM_TXQ_INIT_OUT msgresponse */
16429 #define MC_CMD_TCM_TXQ_INIT_OUT_LEN 0
16430
16431
16432 /***********************************/
16433 /* MC_CMD_LINK_PIOBUF
16434  * Link a push I/O buffer to a TxQ
16435  */
16436 #define MC_CMD_LINK_PIOBUF 0x92
16437 #undef  MC_CMD_0x92_PRIVILEGE_CTG
16438
16439 #define MC_CMD_0x92_PRIVILEGE_CTG SRIOV_CTG_ONLOAD
16440
16441 /* MC_CMD_LINK_PIOBUF_IN msgrequest */
16442 #define MC_CMD_LINK_PIOBUF_IN_LEN 8
16443 /* Handle for allocated push I/O buffer. */
16444 #define MC_CMD_LINK_PIOBUF_IN_PIOBUF_HANDLE_OFST 0
16445 #define MC_CMD_LINK_PIOBUF_IN_PIOBUF_HANDLE_LEN 4
16446 /* Function Local Instance (VI) number. */
16447 #define MC_CMD_LINK_PIOBUF_IN_TXQ_INSTANCE_OFST 4
16448 #define MC_CMD_LINK_PIOBUF_IN_TXQ_INSTANCE_LEN 4
16449
16450 /* MC_CMD_LINK_PIOBUF_OUT msgresponse */
16451 #define MC_CMD_LINK_PIOBUF_OUT_LEN 0
16452
16453
16454 /***********************************/
16455 /* MC_CMD_UNLINK_PIOBUF
16456  * Unlink a push I/O buffer from a TxQ
16457  */
16458 #define MC_CMD_UNLINK_PIOBUF 0x93
16459 #undef  MC_CMD_0x93_PRIVILEGE_CTG
16460
16461 #define MC_CMD_0x93_PRIVILEGE_CTG SRIOV_CTG_ONLOAD
16462
16463 /* MC_CMD_UNLINK_PIOBUF_IN msgrequest */
16464 #define MC_CMD_UNLINK_PIOBUF_IN_LEN 4
16465 /* Function Local Instance (VI) number. */
16466 #define MC_CMD_UNLINK_PIOBUF_IN_TXQ_INSTANCE_OFST 0
16467 #define MC_CMD_UNLINK_PIOBUF_IN_TXQ_INSTANCE_LEN 4
16468
16469 /* MC_CMD_UNLINK_PIOBUF_OUT msgresponse */
16470 #define MC_CMD_UNLINK_PIOBUF_OUT_LEN 0
16471
16472
16473 /***********************************/
16474 /* MC_CMD_VSWITCH_ALLOC
16475  * allocate and initialise a v-switch.
16476  */
16477 #define MC_CMD_VSWITCH_ALLOC 0x94
16478 #undef  MC_CMD_0x94_PRIVILEGE_CTG
16479
16480 #define MC_CMD_0x94_PRIVILEGE_CTG SRIOV_CTG_GENERAL
16481
16482 /* MC_CMD_VSWITCH_ALLOC_IN msgrequest */
16483 #define MC_CMD_VSWITCH_ALLOC_IN_LEN 16
16484 /* The port to connect to the v-switch's upstream port. */
16485 #define MC_CMD_VSWITCH_ALLOC_IN_UPSTREAM_PORT_ID_OFST 0
16486 #define MC_CMD_VSWITCH_ALLOC_IN_UPSTREAM_PORT_ID_LEN 4
16487 /* The type of v-switch to create. */
16488 #define MC_CMD_VSWITCH_ALLOC_IN_TYPE_OFST 4
16489 #define MC_CMD_VSWITCH_ALLOC_IN_TYPE_LEN 4
16490 /* enum: VLAN */
16491 #define MC_CMD_VSWITCH_ALLOC_IN_VSWITCH_TYPE_VLAN 0x1
16492 /* enum: VEB */
16493 #define MC_CMD_VSWITCH_ALLOC_IN_VSWITCH_TYPE_VEB 0x2
16494 /* enum: VEPA (obsolete) */
16495 #define MC_CMD_VSWITCH_ALLOC_IN_VSWITCH_TYPE_VEPA 0x3
16496 /* enum: MUX */
16497 #define MC_CMD_VSWITCH_ALLOC_IN_VSWITCH_TYPE_MUX 0x4
16498 /* enum: Snapper specific; semantics TBD */
16499 #define MC_CMD_VSWITCH_ALLOC_IN_VSWITCH_TYPE_TEST 0x5
16500 /* Flags controlling v-port creation */
16501 #define MC_CMD_VSWITCH_ALLOC_IN_FLAGS_OFST 8
16502 #define MC_CMD_VSWITCH_ALLOC_IN_FLAGS_LEN 4
16503 #define MC_CMD_VSWITCH_ALLOC_IN_FLAG_AUTO_PORT_OFST 8
16504 #define MC_CMD_VSWITCH_ALLOC_IN_FLAG_AUTO_PORT_LBN 0
16505 #define MC_CMD_VSWITCH_ALLOC_IN_FLAG_AUTO_PORT_WIDTH 1
16506 /* The number of VLAN tags to allow for attached v-ports. For VLAN aggregators,
16507  * this must be one or greated, and the attached v-ports must have exactly this
16508  * number of tags. For other v-switch types, this must be zero of greater, and
16509  * is an upper limit on the number of VLAN tags for attached v-ports. An error
16510  * will be returned if existing configuration means we can't support attached
16511  * v-ports with this number of tags.
16512  */
16513 #define MC_CMD_VSWITCH_ALLOC_IN_NUM_VLAN_TAGS_OFST 12
16514 #define MC_CMD_VSWITCH_ALLOC_IN_NUM_VLAN_TAGS_LEN 4
16515
16516 /* MC_CMD_VSWITCH_ALLOC_OUT msgresponse */
16517 #define MC_CMD_VSWITCH_ALLOC_OUT_LEN 0
16518
16519
16520 /***********************************/
16521 /* MC_CMD_VSWITCH_FREE
16522  * de-allocate a v-switch.
16523  */
16524 #define MC_CMD_VSWITCH_FREE 0x95
16525 #undef  MC_CMD_0x95_PRIVILEGE_CTG
16526
16527 #define MC_CMD_0x95_PRIVILEGE_CTG SRIOV_CTG_GENERAL
16528
16529 /* MC_CMD_VSWITCH_FREE_IN msgrequest */
16530 #define MC_CMD_VSWITCH_FREE_IN_LEN 4
16531 /* The port to which the v-switch is connected. */
16532 #define MC_CMD_VSWITCH_FREE_IN_UPSTREAM_PORT_ID_OFST 0
16533 #define MC_CMD_VSWITCH_FREE_IN_UPSTREAM_PORT_ID_LEN 4
16534
16535 /* MC_CMD_VSWITCH_FREE_OUT msgresponse */
16536 #define MC_CMD_VSWITCH_FREE_OUT_LEN 0
16537
16538
16539 /***********************************/
16540 /* MC_CMD_VSWITCH_QUERY
16541  * read some config of v-switch. For now this command is an empty placeholder.
16542  * It may be used to check if a v-switch is connected to a given EVB port (if
16543  * not, then the command returns ENOENT).
16544  */
16545 #define MC_CMD_VSWITCH_QUERY 0x63
16546 #undef  MC_CMD_0x63_PRIVILEGE_CTG
16547
16548 #define MC_CMD_0x63_PRIVILEGE_CTG SRIOV_CTG_GENERAL
16549
16550 /* MC_CMD_VSWITCH_QUERY_IN msgrequest */
16551 #define MC_CMD_VSWITCH_QUERY_IN_LEN 4
16552 /* The port to which the v-switch is connected. */
16553 #define MC_CMD_VSWITCH_QUERY_IN_UPSTREAM_PORT_ID_OFST 0
16554 #define MC_CMD_VSWITCH_QUERY_IN_UPSTREAM_PORT_ID_LEN 4
16555
16556 /* MC_CMD_VSWITCH_QUERY_OUT msgresponse */
16557 #define MC_CMD_VSWITCH_QUERY_OUT_LEN 0
16558
16559
16560 /***********************************/
16561 /* MC_CMD_VPORT_ALLOC
16562  * allocate a v-port.
16563  */
16564 #define MC_CMD_VPORT_ALLOC 0x96
16565 #undef  MC_CMD_0x96_PRIVILEGE_CTG
16566
16567 #define MC_CMD_0x96_PRIVILEGE_CTG SRIOV_CTG_GENERAL
16568
16569 /* MC_CMD_VPORT_ALLOC_IN msgrequest */
16570 #define MC_CMD_VPORT_ALLOC_IN_LEN 20
16571 /* The port to which the v-switch is connected. */
16572 #define MC_CMD_VPORT_ALLOC_IN_UPSTREAM_PORT_ID_OFST 0
16573 #define MC_CMD_VPORT_ALLOC_IN_UPSTREAM_PORT_ID_LEN 4
16574 /* The type of the new v-port. */
16575 #define MC_CMD_VPORT_ALLOC_IN_TYPE_OFST 4
16576 #define MC_CMD_VPORT_ALLOC_IN_TYPE_LEN 4
16577 /* enum: VLAN (obsolete) */
16578 #define MC_CMD_VPORT_ALLOC_IN_VPORT_TYPE_VLAN 0x1
16579 /* enum: VEB (obsolete) */
16580 #define MC_CMD_VPORT_ALLOC_IN_VPORT_TYPE_VEB 0x2
16581 /* enum: VEPA (obsolete) */
16582 #define MC_CMD_VPORT_ALLOC_IN_VPORT_TYPE_VEPA 0x3
16583 /* enum: A normal v-port receives packets which match a specified MAC and/or
16584  * VLAN.
16585  */
16586 #define MC_CMD_VPORT_ALLOC_IN_VPORT_TYPE_NORMAL 0x4
16587 /* enum: An expansion v-port packets traffic which don't match any other
16588  * v-port.
16589  */
16590 #define MC_CMD_VPORT_ALLOC_IN_VPORT_TYPE_EXPANSION 0x5
16591 /* enum: An test v-port receives packets which match any filters installed by
16592  * its downstream components.
16593  */
16594 #define MC_CMD_VPORT_ALLOC_IN_VPORT_TYPE_TEST 0x6
16595 /* Flags controlling v-port creation */
16596 #define MC_CMD_VPORT_ALLOC_IN_FLAGS_OFST 8
16597 #define MC_CMD_VPORT_ALLOC_IN_FLAGS_LEN 4
16598 #define MC_CMD_VPORT_ALLOC_IN_FLAG_AUTO_PORT_OFST 8
16599 #define MC_CMD_VPORT_ALLOC_IN_FLAG_AUTO_PORT_LBN 0
16600 #define MC_CMD_VPORT_ALLOC_IN_FLAG_AUTO_PORT_WIDTH 1
16601 #define MC_CMD_VPORT_ALLOC_IN_FLAG_VLAN_RESTRICT_OFST 8
16602 #define MC_CMD_VPORT_ALLOC_IN_FLAG_VLAN_RESTRICT_LBN 1
16603 #define MC_CMD_VPORT_ALLOC_IN_FLAG_VLAN_RESTRICT_WIDTH 1
16604 /* The number of VLAN tags to insert/remove. An error will be returned if
16605  * incompatible with the number of VLAN tags specified for the upstream
16606  * v-switch.
16607  */
16608 #define MC_CMD_VPORT_ALLOC_IN_NUM_VLAN_TAGS_OFST 12
16609 #define MC_CMD_VPORT_ALLOC_IN_NUM_VLAN_TAGS_LEN 4
16610 /* The actual VLAN tags to insert/remove */
16611 #define MC_CMD_VPORT_ALLOC_IN_VLAN_TAGS_OFST 16
16612 #define MC_CMD_VPORT_ALLOC_IN_VLAN_TAGS_LEN 4
16613 #define MC_CMD_VPORT_ALLOC_IN_VLAN_TAG_0_OFST 16
16614 #define MC_CMD_VPORT_ALLOC_IN_VLAN_TAG_0_LBN 0
16615 #define MC_CMD_VPORT_ALLOC_IN_VLAN_TAG_0_WIDTH 16
16616 #define MC_CMD_VPORT_ALLOC_IN_VLAN_TAG_1_OFST 16
16617 #define MC_CMD_VPORT_ALLOC_IN_VLAN_TAG_1_LBN 16
16618 #define MC_CMD_VPORT_ALLOC_IN_VLAN_TAG_1_WIDTH 16
16619
16620 /* MC_CMD_VPORT_ALLOC_OUT msgresponse */
16621 #define MC_CMD_VPORT_ALLOC_OUT_LEN 4
16622 /* The handle of the new v-port */
16623 #define MC_CMD_VPORT_ALLOC_OUT_VPORT_ID_OFST 0
16624 #define MC_CMD_VPORT_ALLOC_OUT_VPORT_ID_LEN 4
16625
16626
16627 /***********************************/
16628 /* MC_CMD_VPORT_FREE
16629  * de-allocate a v-port.
16630  */
16631 #define MC_CMD_VPORT_FREE 0x97
16632 #undef  MC_CMD_0x97_PRIVILEGE_CTG
16633
16634 #define MC_CMD_0x97_PRIVILEGE_CTG SRIOV_CTG_GENERAL
16635
16636 /* MC_CMD_VPORT_FREE_IN msgrequest */
16637 #define MC_CMD_VPORT_FREE_IN_LEN 4
16638 /* The handle of the v-port */
16639 #define MC_CMD_VPORT_FREE_IN_VPORT_ID_OFST 0
16640 #define MC_CMD_VPORT_FREE_IN_VPORT_ID_LEN 4
16641
16642 /* MC_CMD_VPORT_FREE_OUT msgresponse */
16643 #define MC_CMD_VPORT_FREE_OUT_LEN 0
16644
16645
16646 /***********************************/
16647 /* MC_CMD_VADAPTOR_ALLOC
16648  * allocate a v-adaptor.
16649  */
16650 #define MC_CMD_VADAPTOR_ALLOC 0x98
16651 #undef  MC_CMD_0x98_PRIVILEGE_CTG
16652
16653 #define MC_CMD_0x98_PRIVILEGE_CTG SRIOV_CTG_GENERAL
16654
16655 /* MC_CMD_VADAPTOR_ALLOC_IN msgrequest */
16656 #define MC_CMD_VADAPTOR_ALLOC_IN_LEN 30
16657 /* The port to connect to the v-adaptor's port. */
16658 #define MC_CMD_VADAPTOR_ALLOC_IN_UPSTREAM_PORT_ID_OFST 0
16659 #define MC_CMD_VADAPTOR_ALLOC_IN_UPSTREAM_PORT_ID_LEN 4
16660 /* Flags controlling v-adaptor creation */
16661 #define MC_CMD_VADAPTOR_ALLOC_IN_FLAGS_OFST 8
16662 #define MC_CMD_VADAPTOR_ALLOC_IN_FLAGS_LEN 4
16663 #define MC_CMD_VADAPTOR_ALLOC_IN_FLAG_AUTO_VADAPTOR_OFST 8
16664 #define MC_CMD_VADAPTOR_ALLOC_IN_FLAG_AUTO_VADAPTOR_LBN 0
16665 #define MC_CMD_VADAPTOR_ALLOC_IN_FLAG_AUTO_VADAPTOR_WIDTH 1
16666 #define MC_CMD_VADAPTOR_ALLOC_IN_FLAG_PERMIT_SET_MAC_WHEN_FILTERS_INSTALLED_OFST 8
16667 #define MC_CMD_VADAPTOR_ALLOC_IN_FLAG_PERMIT_SET_MAC_WHEN_FILTERS_INSTALLED_LBN 1
16668 #define MC_CMD_VADAPTOR_ALLOC_IN_FLAG_PERMIT_SET_MAC_WHEN_FILTERS_INSTALLED_WIDTH 1
16669 /* The number of VLAN tags to strip on receive */
16670 #define MC_CMD_VADAPTOR_ALLOC_IN_NUM_VLANS_OFST 12
16671 #define MC_CMD_VADAPTOR_ALLOC_IN_NUM_VLANS_LEN 4
16672 /* The number of VLAN tags to transparently insert/remove. */
16673 #define MC_CMD_VADAPTOR_ALLOC_IN_NUM_VLAN_TAGS_OFST 16
16674 #define MC_CMD_VADAPTOR_ALLOC_IN_NUM_VLAN_TAGS_LEN 4
16675 /* The actual VLAN tags to insert/remove */
16676 #define MC_CMD_VADAPTOR_ALLOC_IN_VLAN_TAGS_OFST 20
16677 #define MC_CMD_VADAPTOR_ALLOC_IN_VLAN_TAGS_LEN 4
16678 #define MC_CMD_VADAPTOR_ALLOC_IN_VLAN_TAG_0_OFST 20
16679 #define MC_CMD_VADAPTOR_ALLOC_IN_VLAN_TAG_0_LBN 0
16680 #define MC_CMD_VADAPTOR_ALLOC_IN_VLAN_TAG_0_WIDTH 16
16681 #define MC_CMD_VADAPTOR_ALLOC_IN_VLAN_TAG_1_OFST 20
16682 #define MC_CMD_VADAPTOR_ALLOC_IN_VLAN_TAG_1_LBN 16
16683 #define MC_CMD_VADAPTOR_ALLOC_IN_VLAN_TAG_1_WIDTH 16
16684 /* The MAC address to assign to this v-adaptor */
16685 #define MC_CMD_VADAPTOR_ALLOC_IN_MACADDR_OFST 24
16686 #define MC_CMD_VADAPTOR_ALLOC_IN_MACADDR_LEN 6
16687 /* enum: Derive the MAC address from the upstream port */
16688 #define MC_CMD_VADAPTOR_ALLOC_IN_AUTO_MAC 0x0
16689
16690 /* MC_CMD_VADAPTOR_ALLOC_OUT msgresponse */
16691 #define MC_CMD_VADAPTOR_ALLOC_OUT_LEN 0
16692
16693
16694 /***********************************/
16695 /* MC_CMD_VADAPTOR_FREE
16696  * de-allocate a v-adaptor.
16697  */
16698 #define MC_CMD_VADAPTOR_FREE 0x99
16699 #undef  MC_CMD_0x99_PRIVILEGE_CTG
16700
16701 #define MC_CMD_0x99_PRIVILEGE_CTG SRIOV_CTG_GENERAL
16702
16703 /* MC_CMD_VADAPTOR_FREE_IN msgrequest */
16704 #define MC_CMD_VADAPTOR_FREE_IN_LEN 4
16705 /* The port to which the v-adaptor is connected. */
16706 #define MC_CMD_VADAPTOR_FREE_IN_UPSTREAM_PORT_ID_OFST 0
16707 #define MC_CMD_VADAPTOR_FREE_IN_UPSTREAM_PORT_ID_LEN 4
16708
16709 /* MC_CMD_VADAPTOR_FREE_OUT msgresponse */
16710 #define MC_CMD_VADAPTOR_FREE_OUT_LEN 0
16711
16712
16713 /***********************************/
16714 /* MC_CMD_VADAPTOR_SET_MAC
16715  * assign a new MAC address to a v-adaptor.
16716  */
16717 #define MC_CMD_VADAPTOR_SET_MAC 0x5d
16718 #undef  MC_CMD_0x5d_PRIVILEGE_CTG
16719
16720 #define MC_CMD_0x5d_PRIVILEGE_CTG SRIOV_CTG_GENERAL
16721
16722 /* MC_CMD_VADAPTOR_SET_MAC_IN msgrequest */
16723 #define MC_CMD_VADAPTOR_SET_MAC_IN_LEN 10
16724 /* The port to which the v-adaptor is connected. */
16725 #define MC_CMD_VADAPTOR_SET_MAC_IN_UPSTREAM_PORT_ID_OFST 0
16726 #define MC_CMD_VADAPTOR_SET_MAC_IN_UPSTREAM_PORT_ID_LEN 4
16727 /* The new MAC address to assign to this v-adaptor */
16728 #define MC_CMD_VADAPTOR_SET_MAC_IN_MACADDR_OFST 4
16729 #define MC_CMD_VADAPTOR_SET_MAC_IN_MACADDR_LEN 6
16730
16731 /* MC_CMD_VADAPTOR_SET_MAC_OUT msgresponse */
16732 #define MC_CMD_VADAPTOR_SET_MAC_OUT_LEN 0
16733
16734
16735 /***********************************/
16736 /* MC_CMD_VADAPTOR_GET_MAC
16737  * read the MAC address assigned to a v-adaptor.
16738  */
16739 #define MC_CMD_VADAPTOR_GET_MAC 0x5e
16740 #undef  MC_CMD_0x5e_PRIVILEGE_CTG
16741
16742 #define MC_CMD_0x5e_PRIVILEGE_CTG SRIOV_CTG_GENERAL
16743
16744 /* MC_CMD_VADAPTOR_GET_MAC_IN msgrequest */
16745 #define MC_CMD_VADAPTOR_GET_MAC_IN_LEN 4
16746 /* The port to which the v-adaptor is connected. */
16747 #define MC_CMD_VADAPTOR_GET_MAC_IN_UPSTREAM_PORT_ID_OFST 0
16748 #define MC_CMD_VADAPTOR_GET_MAC_IN_UPSTREAM_PORT_ID_LEN 4
16749
16750 /* MC_CMD_VADAPTOR_GET_MAC_OUT msgresponse */
16751 #define MC_CMD_VADAPTOR_GET_MAC_OUT_LEN 6
16752 /* The MAC address assigned to this v-adaptor */
16753 #define MC_CMD_VADAPTOR_GET_MAC_OUT_MACADDR_OFST 0
16754 #define MC_CMD_VADAPTOR_GET_MAC_OUT_MACADDR_LEN 6
16755
16756
16757 /***********************************/
16758 /* MC_CMD_VADAPTOR_QUERY
16759  * read some config of v-adaptor.
16760  */
16761 #define MC_CMD_VADAPTOR_QUERY 0x61
16762 #undef  MC_CMD_0x61_PRIVILEGE_CTG
16763
16764 #define MC_CMD_0x61_PRIVILEGE_CTG SRIOV_CTG_GENERAL
16765
16766 /* MC_CMD_VADAPTOR_QUERY_IN msgrequest */
16767 #define MC_CMD_VADAPTOR_QUERY_IN_LEN 4
16768 /* The port to which the v-adaptor is connected. */
16769 #define MC_CMD_VADAPTOR_QUERY_IN_UPSTREAM_PORT_ID_OFST 0
16770 #define MC_CMD_VADAPTOR_QUERY_IN_UPSTREAM_PORT_ID_LEN 4
16771
16772 /* MC_CMD_VADAPTOR_QUERY_OUT msgresponse */
16773 #define MC_CMD_VADAPTOR_QUERY_OUT_LEN 12
16774 /* The EVB port flags as defined at MC_CMD_VPORT_ALLOC. */
16775 #define MC_CMD_VADAPTOR_QUERY_OUT_PORT_FLAGS_OFST 0
16776 #define MC_CMD_VADAPTOR_QUERY_OUT_PORT_FLAGS_LEN 4
16777 /* The v-adaptor flags as defined at MC_CMD_VADAPTOR_ALLOC. */
16778 #define MC_CMD_VADAPTOR_QUERY_OUT_VADAPTOR_FLAGS_OFST 4
16779 #define MC_CMD_VADAPTOR_QUERY_OUT_VADAPTOR_FLAGS_LEN 4
16780 /* The number of VLAN tags that may still be added */
16781 #define MC_CMD_VADAPTOR_QUERY_OUT_NUM_AVAILABLE_VLAN_TAGS_OFST 8
16782 #define MC_CMD_VADAPTOR_QUERY_OUT_NUM_AVAILABLE_VLAN_TAGS_LEN 4
16783
16784
16785 /***********************************/
16786 /* MC_CMD_EVB_PORT_ASSIGN
16787  * assign a port to a PCI function.
16788  */
16789 #define MC_CMD_EVB_PORT_ASSIGN 0x9a
16790 #undef  MC_CMD_0x9a_PRIVILEGE_CTG
16791
16792 #define MC_CMD_0x9a_PRIVILEGE_CTG SRIOV_CTG_GENERAL
16793
16794 /* MC_CMD_EVB_PORT_ASSIGN_IN msgrequest */
16795 #define MC_CMD_EVB_PORT_ASSIGN_IN_LEN 8
16796 /* The port to assign. */
16797 #define MC_CMD_EVB_PORT_ASSIGN_IN_PORT_ID_OFST 0
16798 #define MC_CMD_EVB_PORT_ASSIGN_IN_PORT_ID_LEN 4
16799 /* The target function to modify. */
16800 #define MC_CMD_EVB_PORT_ASSIGN_IN_FUNCTION_OFST 4
16801 #define MC_CMD_EVB_PORT_ASSIGN_IN_FUNCTION_LEN 4
16802 #define MC_CMD_EVB_PORT_ASSIGN_IN_PF_OFST 4
16803 #define MC_CMD_EVB_PORT_ASSIGN_IN_PF_LBN 0
16804 #define MC_CMD_EVB_PORT_ASSIGN_IN_PF_WIDTH 16
16805 #define MC_CMD_EVB_PORT_ASSIGN_IN_VF_OFST 4
16806 #define MC_CMD_EVB_PORT_ASSIGN_IN_VF_LBN 16
16807 #define MC_CMD_EVB_PORT_ASSIGN_IN_VF_WIDTH 16
16808
16809 /* MC_CMD_EVB_PORT_ASSIGN_OUT msgresponse */
16810 #define MC_CMD_EVB_PORT_ASSIGN_OUT_LEN 0
16811
16812
16813 /***********************************/
16814 /* MC_CMD_RDWR_A64_REGIONS
16815  * Assign the 64 bit region addresses.
16816  */
16817 #define MC_CMD_RDWR_A64_REGIONS 0x9b
16818 #undef  MC_CMD_0x9b_PRIVILEGE_CTG
16819
16820 #define MC_CMD_0x9b_PRIVILEGE_CTG SRIOV_CTG_ADMIN
16821
16822 /* MC_CMD_RDWR_A64_REGIONS_IN msgrequest */
16823 #define MC_CMD_RDWR_A64_REGIONS_IN_LEN 17
16824 #define MC_CMD_RDWR_A64_REGIONS_IN_REGION0_OFST 0
16825 #define MC_CMD_RDWR_A64_REGIONS_IN_REGION0_LEN 4
16826 #define MC_CMD_RDWR_A64_REGIONS_IN_REGION1_OFST 4
16827 #define MC_CMD_RDWR_A64_REGIONS_IN_REGION1_LEN 4
16828 #define MC_CMD_RDWR_A64_REGIONS_IN_REGION2_OFST 8
16829 #define MC_CMD_RDWR_A64_REGIONS_IN_REGION2_LEN 4
16830 #define MC_CMD_RDWR_A64_REGIONS_IN_REGION3_OFST 12
16831 #define MC_CMD_RDWR_A64_REGIONS_IN_REGION3_LEN 4
16832 /* Write enable bits 0-3, set to write, clear to read. */
16833 #define MC_CMD_RDWR_A64_REGIONS_IN_WRITE_MASK_LBN 128
16834 #define MC_CMD_RDWR_A64_REGIONS_IN_WRITE_MASK_WIDTH 4
16835 #define MC_CMD_RDWR_A64_REGIONS_IN_WRITE_MASK_BYTE_OFST 16
16836 #define MC_CMD_RDWR_A64_REGIONS_IN_WRITE_MASK_BYTE_LEN 1
16837
16838 /* MC_CMD_RDWR_A64_REGIONS_OUT msgresponse: This data always included
16839  * regardless of state of write bits in the request.
16840  */
16841 #define MC_CMD_RDWR_A64_REGIONS_OUT_LEN 16
16842 #define MC_CMD_RDWR_A64_REGIONS_OUT_REGION0_OFST 0
16843 #define MC_CMD_RDWR_A64_REGIONS_OUT_REGION0_LEN 4
16844 #define MC_CMD_RDWR_A64_REGIONS_OUT_REGION1_OFST 4
16845 #define MC_CMD_RDWR_A64_REGIONS_OUT_REGION1_LEN 4
16846 #define MC_CMD_RDWR_A64_REGIONS_OUT_REGION2_OFST 8
16847 #define MC_CMD_RDWR_A64_REGIONS_OUT_REGION2_LEN 4
16848 #define MC_CMD_RDWR_A64_REGIONS_OUT_REGION3_OFST 12
16849 #define MC_CMD_RDWR_A64_REGIONS_OUT_REGION3_LEN 4
16850
16851
16852 /***********************************/
16853 /* MC_CMD_ONLOAD_STACK_ALLOC
16854  * Allocate an Onload stack ID.
16855  */
16856 #define MC_CMD_ONLOAD_STACK_ALLOC 0x9c
16857 #undef  MC_CMD_0x9c_PRIVILEGE_CTG
16858
16859 #define MC_CMD_0x9c_PRIVILEGE_CTG SRIOV_CTG_ONLOAD
16860
16861 /* MC_CMD_ONLOAD_STACK_ALLOC_IN msgrequest */
16862 #define MC_CMD_ONLOAD_STACK_ALLOC_IN_LEN 4
16863 /* The handle of the owning upstream port */
16864 #define MC_CMD_ONLOAD_STACK_ALLOC_IN_UPSTREAM_PORT_ID_OFST 0
16865 #define MC_CMD_ONLOAD_STACK_ALLOC_IN_UPSTREAM_PORT_ID_LEN 4
16866
16867 /* MC_CMD_ONLOAD_STACK_ALLOC_OUT msgresponse */
16868 #define MC_CMD_ONLOAD_STACK_ALLOC_OUT_LEN 4
16869 /* The handle of the new Onload stack */
16870 #define MC_CMD_ONLOAD_STACK_ALLOC_OUT_ONLOAD_STACK_ID_OFST 0
16871 #define MC_CMD_ONLOAD_STACK_ALLOC_OUT_ONLOAD_STACK_ID_LEN 4
16872
16873
16874 /***********************************/
16875 /* MC_CMD_ONLOAD_STACK_FREE
16876  * Free an Onload stack ID.
16877  */
16878 #define MC_CMD_ONLOAD_STACK_FREE 0x9d
16879 #undef  MC_CMD_0x9d_PRIVILEGE_CTG
16880
16881 #define MC_CMD_0x9d_PRIVILEGE_CTG SRIOV_CTG_ONLOAD
16882
16883 /* MC_CMD_ONLOAD_STACK_FREE_IN msgrequest */
16884 #define MC_CMD_ONLOAD_STACK_FREE_IN_LEN 4
16885 /* The handle of the Onload stack */
16886 #define MC_CMD_ONLOAD_STACK_FREE_IN_ONLOAD_STACK_ID_OFST 0
16887 #define MC_CMD_ONLOAD_STACK_FREE_IN_ONLOAD_STACK_ID_LEN 4
16888
16889 /* MC_CMD_ONLOAD_STACK_FREE_OUT msgresponse */
16890 #define MC_CMD_ONLOAD_STACK_FREE_OUT_LEN 0
16891
16892
16893 /***********************************/
16894 /* MC_CMD_RSS_CONTEXT_ALLOC
16895  * Allocate an RSS context.
16896  */
16897 #define MC_CMD_RSS_CONTEXT_ALLOC 0x9e
16898 #undef  MC_CMD_0x9e_PRIVILEGE_CTG
16899
16900 #define MC_CMD_0x9e_PRIVILEGE_CTG SRIOV_CTG_GENERAL
16901
16902 /* MC_CMD_RSS_CONTEXT_ALLOC_IN msgrequest */
16903 #define MC_CMD_RSS_CONTEXT_ALLOC_IN_LEN 12
16904 /* The handle of the owning upstream port */
16905 #define MC_CMD_RSS_CONTEXT_ALLOC_IN_UPSTREAM_PORT_ID_OFST 0
16906 #define MC_CMD_RSS_CONTEXT_ALLOC_IN_UPSTREAM_PORT_ID_LEN 4
16907 /* The type of context to allocate */
16908 #define MC_CMD_RSS_CONTEXT_ALLOC_IN_TYPE_OFST 4
16909 #define MC_CMD_RSS_CONTEXT_ALLOC_IN_TYPE_LEN 4
16910 /* enum: Allocate a context for exclusive use. The key and indirection table
16911  * must be explicitly configured.
16912  */
16913 #define MC_CMD_RSS_CONTEXT_ALLOC_IN_TYPE_EXCLUSIVE 0x0
16914 /* enum: Allocate a context for shared use; this will spread across a range of
16915  * queues, but the key and indirection table are pre-configured and may not be
16916  * changed. For this mode, NUM_QUEUES must 2, 4, 8, 16, 32 or 64.
16917  */
16918 #define MC_CMD_RSS_CONTEXT_ALLOC_IN_TYPE_SHARED 0x1
16919 /* enum: Allocate a context to spread evenly across an arbitrary number of
16920  * queues. No indirection table space is allocated for this context. (EF100 and
16921  * later)
16922  */
16923 #define MC_CMD_RSS_CONTEXT_ALLOC_IN_TYPE_EVEN_SPREADING 0x2
16924 /* Number of queues spanned by this context. For exclusive contexts this must
16925  * be in the range 1 to RSS_MAX_INDIRECTION_QUEUES, where
16926  * RSS_MAX_INDIRECTION_QUEUES is queried from MC_CMD_GET_CAPABILITIES_V9 or if
16927  * V9 is not supported then RSS_MAX_INDIRECTION_QUEUES is 64. Valid entries in
16928  * the indirection table will be in the range 0 to NUM_QUEUES-1. For even-
16929  * spreading contexts this must be in the range 1 to
16930  * RSS_MAX_EVEN_SPREADING_QUEUES as queried from MC_CMD_GET_CAPABILITIES. Note
16931  * that specifying NUM_QUEUES = 1 will not perform any spreading but may still
16932  * be useful as a way of obtaining the Toeplitz hash.
16933  */
16934 #define MC_CMD_RSS_CONTEXT_ALLOC_IN_NUM_QUEUES_OFST 8
16935 #define MC_CMD_RSS_CONTEXT_ALLOC_IN_NUM_QUEUES_LEN 4
16936
16937 /* MC_CMD_RSS_CONTEXT_ALLOC_V2_IN msgrequest */
16938 #define MC_CMD_RSS_CONTEXT_ALLOC_V2_IN_LEN 16
16939 /* The handle of the owning upstream port */
16940 #define MC_CMD_RSS_CONTEXT_ALLOC_V2_IN_UPSTREAM_PORT_ID_OFST 0
16941 #define MC_CMD_RSS_CONTEXT_ALLOC_V2_IN_UPSTREAM_PORT_ID_LEN 4
16942 /* The type of context to allocate */
16943 #define MC_CMD_RSS_CONTEXT_ALLOC_V2_IN_TYPE_OFST 4
16944 #define MC_CMD_RSS_CONTEXT_ALLOC_V2_IN_TYPE_LEN 4
16945 /* enum: Allocate a context for exclusive use. The key and indirection table
16946  * must be explicitly configured.
16947  */
16948 #define MC_CMD_RSS_CONTEXT_ALLOC_V2_IN_TYPE_EXCLUSIVE 0x0
16949 /* enum: Allocate a context for shared use; this will spread across a range of
16950  * queues, but the key and indirection table are pre-configured and may not be
16951  * changed. For this mode, NUM_QUEUES must 2, 4, 8, 16, 32 or 64.
16952  */
16953 #define MC_CMD_RSS_CONTEXT_ALLOC_V2_IN_TYPE_SHARED 0x1
16954 /* enum: Allocate a context to spread evenly across an arbitrary number of
16955  * queues. No indirection table space is allocated for this context. (EF100 and
16956  * later)
16957  */
16958 #define MC_CMD_RSS_CONTEXT_ALLOC_V2_IN_TYPE_EVEN_SPREADING 0x2
16959 /* Number of queues spanned by this context. For exclusive contexts this must
16960  * be in the range 1 to RSS_MAX_INDIRECTION_QUEUES, where
16961  * RSS_MAX_INDIRECTION_QUEUES is queried from MC_CMD_GET_CAPABILITIES_V9 or if
16962  * V9 is not supported then RSS_MAX_INDIRECTION_QUEUES is 64. Valid entries in
16963  * the indirection table will be in the range 0 to NUM_QUEUES-1. For even-
16964  * spreading contexts this must be in the range 1 to
16965  * RSS_MAX_EVEN_SPREADING_QUEUES as queried from MC_CMD_GET_CAPABILITIES. Note
16966  * that specifying NUM_QUEUES = 1 will not perform any spreading but may still
16967  * be useful as a way of obtaining the Toeplitz hash.
16968  */
16969 #define MC_CMD_RSS_CONTEXT_ALLOC_V2_IN_NUM_QUEUES_OFST 8
16970 #define MC_CMD_RSS_CONTEXT_ALLOC_V2_IN_NUM_QUEUES_LEN 4
16971 /* Size of indirection table to be allocated to this context from the pool.
16972  * Must be a power of 2. The minimum and maximum table size can be queried
16973  * using MC_CMD_GET_CAPABILITIES_V9. If there is not enough space remaining in
16974  * the common pool to allocate the requested table size, due to allocating
16975  * table space to other RSS contexts, then the command will fail with
16976  * MC_CMD_ERR_ENOSPC.
16977  */
16978 #define MC_CMD_RSS_CONTEXT_ALLOC_V2_IN_INDIRECTION_TABLE_SIZE_OFST 12
16979 #define MC_CMD_RSS_CONTEXT_ALLOC_V2_IN_INDIRECTION_TABLE_SIZE_LEN 4
16980
16981 /* MC_CMD_RSS_CONTEXT_ALLOC_OUT msgresponse */
16982 #define MC_CMD_RSS_CONTEXT_ALLOC_OUT_LEN 4
16983 /* The handle of the new RSS context. This should be considered opaque to the
16984  * host, although a value of 0xFFFFFFFF is guaranteed never to be a valid
16985  * handle.
16986  */
16987 #define MC_CMD_RSS_CONTEXT_ALLOC_OUT_RSS_CONTEXT_ID_OFST 0
16988 #define MC_CMD_RSS_CONTEXT_ALLOC_OUT_RSS_CONTEXT_ID_LEN 4
16989 /* enum: guaranteed invalid RSS context handle value */
16990 #define MC_CMD_RSS_CONTEXT_ALLOC_OUT_RSS_CONTEXT_ID_INVALID 0xffffffff
16991
16992
16993 /***********************************/
16994 /* MC_CMD_RSS_CONTEXT_FREE
16995  * Free an RSS context.
16996  */
16997 #define MC_CMD_RSS_CONTEXT_FREE 0x9f
16998 #undef  MC_CMD_0x9f_PRIVILEGE_CTG
16999
17000 #define MC_CMD_0x9f_PRIVILEGE_CTG SRIOV_CTG_GENERAL
17001
17002 /* MC_CMD_RSS_CONTEXT_FREE_IN msgrequest */
17003 #define MC_CMD_RSS_CONTEXT_FREE_IN_LEN 4
17004 /* The handle of the RSS context */
17005 #define MC_CMD_RSS_CONTEXT_FREE_IN_RSS_CONTEXT_ID_OFST 0
17006 #define MC_CMD_RSS_CONTEXT_FREE_IN_RSS_CONTEXT_ID_LEN 4
17007
17008 /* MC_CMD_RSS_CONTEXT_FREE_OUT msgresponse */
17009 #define MC_CMD_RSS_CONTEXT_FREE_OUT_LEN 0
17010
17011
17012 /***********************************/
17013 /* MC_CMD_RSS_CONTEXT_SET_KEY
17014  * Set the Toeplitz hash key for an RSS context.
17015  */
17016 #define MC_CMD_RSS_CONTEXT_SET_KEY 0xa0
17017 #undef  MC_CMD_0xa0_PRIVILEGE_CTG
17018
17019 #define MC_CMD_0xa0_PRIVILEGE_CTG SRIOV_CTG_GENERAL
17020
17021 /* MC_CMD_RSS_CONTEXT_SET_KEY_IN msgrequest */
17022 #define MC_CMD_RSS_CONTEXT_SET_KEY_IN_LEN 44
17023 /* The handle of the RSS context */
17024 #define MC_CMD_RSS_CONTEXT_SET_KEY_IN_RSS_CONTEXT_ID_OFST 0
17025 #define MC_CMD_RSS_CONTEXT_SET_KEY_IN_RSS_CONTEXT_ID_LEN 4
17026 /* The 40-byte Toeplitz hash key (TBD endianness issues?) */
17027 #define MC_CMD_RSS_CONTEXT_SET_KEY_IN_TOEPLITZ_KEY_OFST 4
17028 #define MC_CMD_RSS_CONTEXT_SET_KEY_IN_TOEPLITZ_KEY_LEN 40
17029
17030 /* MC_CMD_RSS_CONTEXT_SET_KEY_OUT msgresponse */
17031 #define MC_CMD_RSS_CONTEXT_SET_KEY_OUT_LEN 0
17032
17033
17034 /***********************************/
17035 /* MC_CMD_RSS_CONTEXT_GET_KEY
17036  * Get the Toeplitz hash key for an RSS context.
17037  */
17038 #define MC_CMD_RSS_CONTEXT_GET_KEY 0xa1
17039 #undef  MC_CMD_0xa1_PRIVILEGE_CTG
17040
17041 #define MC_CMD_0xa1_PRIVILEGE_CTG SRIOV_CTG_GENERAL
17042
17043 /* MC_CMD_RSS_CONTEXT_GET_KEY_IN msgrequest */
17044 #define MC_CMD_RSS_CONTEXT_GET_KEY_IN_LEN 4
17045 /* The handle of the RSS context */
17046 #define MC_CMD_RSS_CONTEXT_GET_KEY_IN_RSS_CONTEXT_ID_OFST 0
17047 #define MC_CMD_RSS_CONTEXT_GET_KEY_IN_RSS_CONTEXT_ID_LEN 4
17048
17049 /* MC_CMD_RSS_CONTEXT_GET_KEY_OUT msgresponse */
17050 #define MC_CMD_RSS_CONTEXT_GET_KEY_OUT_LEN 44
17051 /* The 40-byte Toeplitz hash key (TBD endianness issues?) */
17052 #define MC_CMD_RSS_CONTEXT_GET_KEY_OUT_TOEPLITZ_KEY_OFST 4
17053 #define MC_CMD_RSS_CONTEXT_GET_KEY_OUT_TOEPLITZ_KEY_LEN 40
17054
17055
17056 /***********************************/
17057 /* MC_CMD_RSS_CONTEXT_SET_TABLE
17058  * Set the indirection table for an RSS context. This command should only be
17059  * used with indirection tables containing 128 entries, which is the default
17060  * when the RSS context is allocated without specifying a table size.
17061  */
17062 #define MC_CMD_RSS_CONTEXT_SET_TABLE 0xa2
17063 #undef  MC_CMD_0xa2_PRIVILEGE_CTG
17064
17065 #define MC_CMD_0xa2_PRIVILEGE_CTG SRIOV_CTG_GENERAL
17066
17067 /* MC_CMD_RSS_CONTEXT_SET_TABLE_IN msgrequest */
17068 #define MC_CMD_RSS_CONTEXT_SET_TABLE_IN_LEN 132
17069 /* The handle of the RSS context */
17070 #define MC_CMD_RSS_CONTEXT_SET_TABLE_IN_RSS_CONTEXT_ID_OFST 0
17071 #define MC_CMD_RSS_CONTEXT_SET_TABLE_IN_RSS_CONTEXT_ID_LEN 4
17072 /* The 128-byte indirection table (1 byte per entry) */
17073 #define MC_CMD_RSS_CONTEXT_SET_TABLE_IN_INDIRECTION_TABLE_OFST 4
17074 #define MC_CMD_RSS_CONTEXT_SET_TABLE_IN_INDIRECTION_TABLE_LEN 128
17075
17076 /* MC_CMD_RSS_CONTEXT_SET_TABLE_OUT msgresponse */
17077 #define MC_CMD_RSS_CONTEXT_SET_TABLE_OUT_LEN 0
17078
17079
17080 /***********************************/
17081 /* MC_CMD_RSS_CONTEXT_GET_TABLE
17082  * Get the indirection table for an RSS context. This command should only be
17083  * used with indirection tables containing 128 entries, which is the default
17084  * when the RSS context is allocated without specifying a table size.
17085  */
17086 #define MC_CMD_RSS_CONTEXT_GET_TABLE 0xa3
17087 #undef  MC_CMD_0xa3_PRIVILEGE_CTG
17088
17089 #define MC_CMD_0xa3_PRIVILEGE_CTG SRIOV_CTG_GENERAL
17090
17091 /* MC_CMD_RSS_CONTEXT_GET_TABLE_IN msgrequest */
17092 #define MC_CMD_RSS_CONTEXT_GET_TABLE_IN_LEN 4
17093 /* The handle of the RSS context */
17094 #define MC_CMD_RSS_CONTEXT_GET_TABLE_IN_RSS_CONTEXT_ID_OFST 0
17095 #define MC_CMD_RSS_CONTEXT_GET_TABLE_IN_RSS_CONTEXT_ID_LEN 4
17096
17097 /* MC_CMD_RSS_CONTEXT_GET_TABLE_OUT msgresponse */
17098 #define MC_CMD_RSS_CONTEXT_GET_TABLE_OUT_LEN 132
17099 /* The 128-byte indirection table (1 byte per entry) */
17100 #define MC_CMD_RSS_CONTEXT_GET_TABLE_OUT_INDIRECTION_TABLE_OFST 4
17101 #define MC_CMD_RSS_CONTEXT_GET_TABLE_OUT_INDIRECTION_TABLE_LEN 128
17102
17103
17104 /***********************************/
17105 /* MC_CMD_RSS_CONTEXT_WRITE_TABLE
17106  * Write a portion of a selectable-size indirection table for an RSS context.
17107  * This command must be used instead of MC_CMD_RSS_CONTEXT_SET_TABLE if the
17108  * RSS_SELECTABLE_TABLE_SIZE bit is set in MC_CMD_GET_CAPABILITIES.
17109  */
17110 #define MC_CMD_RSS_CONTEXT_WRITE_TABLE 0x13e
17111 #undef  MC_CMD_0x13e_PRIVILEGE_CTG
17112
17113 #define MC_CMD_0x13e_PRIVILEGE_CTG SRIOV_CTG_GENERAL
17114
17115 /* MC_CMD_RSS_CONTEXT_WRITE_TABLE_IN msgrequest */
17116 #define MC_CMD_RSS_CONTEXT_WRITE_TABLE_IN_LENMIN 8
17117 #define MC_CMD_RSS_CONTEXT_WRITE_TABLE_IN_LENMAX 252
17118 #define MC_CMD_RSS_CONTEXT_WRITE_TABLE_IN_LENMAX_MCDI2 1020
17119 #define MC_CMD_RSS_CONTEXT_WRITE_TABLE_IN_LEN(num) (4+4*(num))
17120 #define MC_CMD_RSS_CONTEXT_WRITE_TABLE_IN_ENTRIES_NUM(len) (((len)-4)/4)
17121 /* The handle of the RSS context */
17122 #define MC_CMD_RSS_CONTEXT_WRITE_TABLE_IN_RSS_CONTEXT_ID_OFST 0
17123 #define MC_CMD_RSS_CONTEXT_WRITE_TABLE_IN_RSS_CONTEXT_ID_LEN 4
17124 /* An array of index-value pairs to be written to the table. Structure is
17125  * MC_CMD_RSS_CONTEXT_WRITE_TABLE_ENTRY.
17126  */
17127 #define MC_CMD_RSS_CONTEXT_WRITE_TABLE_IN_ENTRIES_OFST 4
17128 #define MC_CMD_RSS_CONTEXT_WRITE_TABLE_IN_ENTRIES_LEN 4
17129 #define MC_CMD_RSS_CONTEXT_WRITE_TABLE_IN_ENTRIES_MINNUM 1
17130 #define MC_CMD_RSS_CONTEXT_WRITE_TABLE_IN_ENTRIES_MAXNUM 62
17131 #define MC_CMD_RSS_CONTEXT_WRITE_TABLE_IN_ENTRIES_MAXNUM_MCDI2 254
17132
17133 /* MC_CMD_RSS_CONTEXT_WRITE_TABLE_OUT msgresponse */
17134 #define MC_CMD_RSS_CONTEXT_WRITE_TABLE_OUT_LEN 0
17135
17136 /* MC_CMD_RSS_CONTEXT_WRITE_TABLE_ENTRY structuredef */
17137 #define MC_CMD_RSS_CONTEXT_WRITE_TABLE_ENTRY_LEN 4
17138 /* The index of the table entry to be written. */
17139 #define MC_CMD_RSS_CONTEXT_WRITE_TABLE_ENTRY_INDEX_OFST 0
17140 #define MC_CMD_RSS_CONTEXT_WRITE_TABLE_ENTRY_INDEX_LEN 2
17141 #define MC_CMD_RSS_CONTEXT_WRITE_TABLE_ENTRY_INDEX_LBN 0
17142 #define MC_CMD_RSS_CONTEXT_WRITE_TABLE_ENTRY_INDEX_WIDTH 16
17143 /* The value to write into the table entry. */
17144 #define MC_CMD_RSS_CONTEXT_WRITE_TABLE_ENTRY_VALUE_OFST 2
17145 #define MC_CMD_RSS_CONTEXT_WRITE_TABLE_ENTRY_VALUE_LEN 2
17146 #define MC_CMD_RSS_CONTEXT_WRITE_TABLE_ENTRY_VALUE_LBN 16
17147 #define MC_CMD_RSS_CONTEXT_WRITE_TABLE_ENTRY_VALUE_WIDTH 16
17148
17149
17150 /***********************************/
17151 /* MC_CMD_RSS_CONTEXT_READ_TABLE
17152  * Read a portion of a selectable-size indirection table for an RSS context.
17153  * This command must be used instead of MC_CMD_RSS_CONTEXT_GET_TABLE if the
17154  * RSS_SELECTABLE_TABLE_SIZE bit is set in MC_CMD_GET_CAPABILITIES.
17155  */
17156 #define MC_CMD_RSS_CONTEXT_READ_TABLE 0x13f
17157 #undef  MC_CMD_0x13f_PRIVILEGE_CTG
17158
17159 #define MC_CMD_0x13f_PRIVILEGE_CTG SRIOV_CTG_GENERAL
17160
17161 /* MC_CMD_RSS_CONTEXT_READ_TABLE_IN msgrequest */
17162 #define MC_CMD_RSS_CONTEXT_READ_TABLE_IN_LENMIN 6
17163 #define MC_CMD_RSS_CONTEXT_READ_TABLE_IN_LENMAX 252
17164 #define MC_CMD_RSS_CONTEXT_READ_TABLE_IN_LENMAX_MCDI2 1020
17165 #define MC_CMD_RSS_CONTEXT_READ_TABLE_IN_LEN(num) (4+2*(num))
17166 #define MC_CMD_RSS_CONTEXT_READ_TABLE_IN_INDICES_NUM(len) (((len)-4)/2)
17167 /* The handle of the RSS context */
17168 #define MC_CMD_RSS_CONTEXT_READ_TABLE_IN_RSS_CONTEXT_ID_OFST 0
17169 #define MC_CMD_RSS_CONTEXT_READ_TABLE_IN_RSS_CONTEXT_ID_LEN 4
17170 /* An array containing the indices of the entries to be read. */
17171 #define MC_CMD_RSS_CONTEXT_READ_TABLE_IN_INDICES_OFST 4
17172 #define MC_CMD_RSS_CONTEXT_READ_TABLE_IN_INDICES_LEN 2
17173 #define MC_CMD_RSS_CONTEXT_READ_TABLE_IN_INDICES_MINNUM 1
17174 #define MC_CMD_RSS_CONTEXT_READ_TABLE_IN_INDICES_MAXNUM 124
17175 #define MC_CMD_RSS_CONTEXT_READ_TABLE_IN_INDICES_MAXNUM_MCDI2 508
17176
17177 /* MC_CMD_RSS_CONTEXT_READ_TABLE_OUT msgresponse */
17178 #define MC_CMD_RSS_CONTEXT_READ_TABLE_OUT_LENMIN 2
17179 #define MC_CMD_RSS_CONTEXT_READ_TABLE_OUT_LENMAX 252
17180 #define MC_CMD_RSS_CONTEXT_READ_TABLE_OUT_LENMAX_MCDI2 1020
17181 #define MC_CMD_RSS_CONTEXT_READ_TABLE_OUT_LEN(num) (0+2*(num))
17182 #define MC_CMD_RSS_CONTEXT_READ_TABLE_OUT_DATA_NUM(len) (((len)-0)/2)
17183 /* A buffer containing the requested entries read from the table. */
17184 #define MC_CMD_RSS_CONTEXT_READ_TABLE_OUT_DATA_OFST 0
17185 #define MC_CMD_RSS_CONTEXT_READ_TABLE_OUT_DATA_LEN 2
17186 #define MC_CMD_RSS_CONTEXT_READ_TABLE_OUT_DATA_MINNUM 1
17187 #define MC_CMD_RSS_CONTEXT_READ_TABLE_OUT_DATA_MAXNUM 126
17188 #define MC_CMD_RSS_CONTEXT_READ_TABLE_OUT_DATA_MAXNUM_MCDI2 510
17189
17190
17191 /***********************************/
17192 /* MC_CMD_RSS_CONTEXT_SET_FLAGS
17193  * Set various control flags for an RSS context.
17194  */
17195 #define MC_CMD_RSS_CONTEXT_SET_FLAGS 0xe1
17196 #undef  MC_CMD_0xe1_PRIVILEGE_CTG
17197
17198 #define MC_CMD_0xe1_PRIVILEGE_CTG SRIOV_CTG_GENERAL
17199
17200 /* MC_CMD_RSS_CONTEXT_SET_FLAGS_IN msgrequest */
17201 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_LEN 8
17202 /* The handle of the RSS context */
17203 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_RSS_CONTEXT_ID_OFST 0
17204 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_RSS_CONTEXT_ID_LEN 4
17205 /* Hash control flags. The _EN bits are always supported, but new modes are
17206  * available when ADDITIONAL_RSS_MODES is reported by MC_CMD_GET_CAPABILITIES:
17207  * in this case, the MODE fields may be set to non-zero values, and will take
17208  * effect regardless of the settings of the _EN flags. See the RSS_MODE
17209  * structure for the meaning of the mode bits. Drivers must check the
17210  * capability before trying to set any _MODE fields, as older firmware will
17211  * reject any attempt to set the FLAGS field to a value > 0xff with EINVAL. In
17212  * the case where all the _MODE flags are zero, the _EN flags take effect,
17213  * providing backward compatibility for existing drivers. (Setting all _MODE
17214  * *and* all _EN flags to zero is valid, to disable RSS spreading for that
17215  * particular packet type.)
17216  */
17217 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_FLAGS_OFST 4
17218 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_FLAGS_LEN 4
17219 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_TOEPLITZ_IPV4_EN_OFST 4
17220 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_TOEPLITZ_IPV4_EN_LBN 0
17221 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_TOEPLITZ_IPV4_EN_WIDTH 1
17222 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_TOEPLITZ_TCPV4_EN_OFST 4
17223 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_TOEPLITZ_TCPV4_EN_LBN 1
17224 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_TOEPLITZ_TCPV4_EN_WIDTH 1
17225 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_TOEPLITZ_IPV6_EN_OFST 4
17226 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_TOEPLITZ_IPV6_EN_LBN 2
17227 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_TOEPLITZ_IPV6_EN_WIDTH 1
17228 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_TOEPLITZ_TCPV6_EN_OFST 4
17229 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_TOEPLITZ_TCPV6_EN_LBN 3
17230 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_TOEPLITZ_TCPV6_EN_WIDTH 1
17231 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_RESERVED_OFST 4
17232 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_RESERVED_LBN 4
17233 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_RESERVED_WIDTH 4
17234 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_TCP_IPV4_RSS_MODE_OFST 4
17235 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_TCP_IPV4_RSS_MODE_LBN 8
17236 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_TCP_IPV4_RSS_MODE_WIDTH 4
17237 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_UDP_IPV4_RSS_MODE_OFST 4
17238 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_UDP_IPV4_RSS_MODE_LBN 12
17239 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_UDP_IPV4_RSS_MODE_WIDTH 4
17240 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_OTHER_IPV4_RSS_MODE_OFST 4
17241 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_OTHER_IPV4_RSS_MODE_LBN 16
17242 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_OTHER_IPV4_RSS_MODE_WIDTH 4
17243 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_TCP_IPV6_RSS_MODE_OFST 4
17244 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_TCP_IPV6_RSS_MODE_LBN 20
17245 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_TCP_IPV6_RSS_MODE_WIDTH 4
17246 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_UDP_IPV6_RSS_MODE_OFST 4
17247 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_UDP_IPV6_RSS_MODE_LBN 24
17248 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_UDP_IPV6_RSS_MODE_WIDTH 4
17249 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_OTHER_IPV6_RSS_MODE_OFST 4
17250 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_OTHER_IPV6_RSS_MODE_LBN 28
17251 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_OTHER_IPV6_RSS_MODE_WIDTH 4
17252
17253 /* MC_CMD_RSS_CONTEXT_SET_FLAGS_OUT msgresponse */
17254 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_OUT_LEN 0
17255
17256
17257 /***********************************/
17258 /* MC_CMD_RSS_CONTEXT_GET_FLAGS
17259  * Get various control flags for an RSS context.
17260  */
17261 #define MC_CMD_RSS_CONTEXT_GET_FLAGS 0xe2
17262 #undef  MC_CMD_0xe2_PRIVILEGE_CTG
17263
17264 #define MC_CMD_0xe2_PRIVILEGE_CTG SRIOV_CTG_GENERAL
17265
17266 /* MC_CMD_RSS_CONTEXT_GET_FLAGS_IN msgrequest */
17267 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_IN_LEN 4
17268 /* The handle of the RSS context */
17269 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_IN_RSS_CONTEXT_ID_OFST 0
17270 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_IN_RSS_CONTEXT_ID_LEN 4
17271
17272 /* MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT msgresponse */
17273 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_LEN 8
17274 /* Hash control flags. If all _MODE bits are zero (which will always be true
17275  * for older firmware which does not report the ADDITIONAL_RSS_MODES
17276  * capability), the _EN bits report the state. If any _MODE bits are non-zero
17277  * (which will only be true when the firmware reports ADDITIONAL_RSS_MODES)
17278  * then the _EN bits should be disregarded, although the _MODE flags are
17279  * guaranteed to be consistent with the _EN flags for a freshly-allocated RSS
17280  * context and in the case where the _EN flags were used in the SET. This
17281  * provides backward compatibility: old drivers will not be attempting to
17282  * derive any meaning from the _MODE bits (and can never set them to any value
17283  * not representable by the _EN bits); new drivers can always determine the
17284  * mode by looking only at the _MODE bits; the value returned by a GET can
17285  * always be used for a SET regardless of old/new driver vs. old/new firmware.
17286  */
17287 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_FLAGS_OFST 4
17288 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_FLAGS_LEN 4
17289 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_TOEPLITZ_IPV4_EN_OFST 4
17290 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_TOEPLITZ_IPV4_EN_LBN 0
17291 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_TOEPLITZ_IPV4_EN_WIDTH 1
17292 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_TOEPLITZ_TCPV4_EN_OFST 4
17293 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_TOEPLITZ_TCPV4_EN_LBN 1
17294 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_TOEPLITZ_TCPV4_EN_WIDTH 1
17295 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_TOEPLITZ_IPV6_EN_OFST 4
17296 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_TOEPLITZ_IPV6_EN_LBN 2
17297 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_TOEPLITZ_IPV6_EN_WIDTH 1
17298 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_TOEPLITZ_TCPV6_EN_OFST 4
17299 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_TOEPLITZ_TCPV6_EN_LBN 3
17300 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_TOEPLITZ_TCPV6_EN_WIDTH 1
17301 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_RESERVED_OFST 4
17302 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_RESERVED_LBN 4
17303 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_RESERVED_WIDTH 4
17304 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_TCP_IPV4_RSS_MODE_OFST 4
17305 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_TCP_IPV4_RSS_MODE_LBN 8
17306 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_TCP_IPV4_RSS_MODE_WIDTH 4
17307 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_UDP_IPV4_RSS_MODE_OFST 4
17308 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_UDP_IPV4_RSS_MODE_LBN 12
17309 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_UDP_IPV4_RSS_MODE_WIDTH 4
17310 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_OTHER_IPV4_RSS_MODE_OFST 4
17311 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_OTHER_IPV4_RSS_MODE_LBN 16
17312 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_OTHER_IPV4_RSS_MODE_WIDTH 4
17313 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_TCP_IPV6_RSS_MODE_OFST 4
17314 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_TCP_IPV6_RSS_MODE_LBN 20
17315 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_TCP_IPV6_RSS_MODE_WIDTH 4
17316 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_UDP_IPV6_RSS_MODE_OFST 4
17317 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_UDP_IPV6_RSS_MODE_LBN 24
17318 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_UDP_IPV6_RSS_MODE_WIDTH 4
17319 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_OTHER_IPV6_RSS_MODE_OFST 4
17320 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_OTHER_IPV6_RSS_MODE_LBN 28
17321 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_OTHER_IPV6_RSS_MODE_WIDTH 4
17322
17323
17324 /***********************************/
17325 /* MC_CMD_DOT1P_MAPPING_ALLOC
17326  * Allocate a .1p mapping.
17327  */
17328 #define MC_CMD_DOT1P_MAPPING_ALLOC 0xa4
17329 #undef  MC_CMD_0xa4_PRIVILEGE_CTG
17330
17331 #define MC_CMD_0xa4_PRIVILEGE_CTG SRIOV_CTG_ADMIN
17332
17333 /* MC_CMD_DOT1P_MAPPING_ALLOC_IN msgrequest */
17334 #define MC_CMD_DOT1P_MAPPING_ALLOC_IN_LEN 8
17335 /* The handle of the owning upstream port */
17336 #define MC_CMD_DOT1P_MAPPING_ALLOC_IN_UPSTREAM_PORT_ID_OFST 0
17337 #define MC_CMD_DOT1P_MAPPING_ALLOC_IN_UPSTREAM_PORT_ID_LEN 4
17338 /* Number of queues spanned by this mapping, in the range 1-64; valid fixed
17339  * offsets in the mapping table will be in the range 0 to NUM_QUEUES-1, and
17340  * referenced RSS contexts must span no more than this number.
17341  */
17342 #define MC_CMD_DOT1P_MAPPING_ALLOC_IN_NUM_QUEUES_OFST 4
17343 #define MC_CMD_DOT1P_MAPPING_ALLOC_IN_NUM_QUEUES_LEN 4
17344
17345 /* MC_CMD_DOT1P_MAPPING_ALLOC_OUT msgresponse */
17346 #define MC_CMD_DOT1P_MAPPING_ALLOC_OUT_LEN 4
17347 /* The handle of the new .1p mapping. This should be considered opaque to the
17348  * host, although a value of 0xFFFFFFFF is guaranteed never to be a valid
17349  * handle.
17350  */
17351 #define MC_CMD_DOT1P_MAPPING_ALLOC_OUT_DOT1P_MAPPING_ID_OFST 0
17352 #define MC_CMD_DOT1P_MAPPING_ALLOC_OUT_DOT1P_MAPPING_ID_LEN 4
17353 /* enum: guaranteed invalid .1p mapping handle value */
17354 #define MC_CMD_DOT1P_MAPPING_ALLOC_OUT_DOT1P_MAPPING_ID_INVALID 0xffffffff
17355
17356
17357 /***********************************/
17358 /* MC_CMD_DOT1P_MAPPING_FREE
17359  * Free a .1p mapping.
17360  */
17361 #define MC_CMD_DOT1P_MAPPING_FREE 0xa5
17362 #undef  MC_CMD_0xa5_PRIVILEGE_CTG
17363
17364 #define MC_CMD_0xa5_PRIVILEGE_CTG SRIOV_CTG_ADMIN
17365
17366 /* MC_CMD_DOT1P_MAPPING_FREE_IN msgrequest */
17367 #define MC_CMD_DOT1P_MAPPING_FREE_IN_LEN 4
17368 /* The handle of the .1p mapping */
17369 #define MC_CMD_DOT1P_MAPPING_FREE_IN_DOT1P_MAPPING_ID_OFST 0
17370 #define MC_CMD_DOT1P_MAPPING_FREE_IN_DOT1P_MAPPING_ID_LEN 4
17371
17372 /* MC_CMD_DOT1P_MAPPING_FREE_OUT msgresponse */
17373 #define MC_CMD_DOT1P_MAPPING_FREE_OUT_LEN 0
17374
17375
17376 /***********************************/
17377 /* MC_CMD_DOT1P_MAPPING_SET_TABLE
17378  * Set the mapping table for a .1p mapping.
17379  */
17380 #define MC_CMD_DOT1P_MAPPING_SET_TABLE 0xa6
17381 #undef  MC_CMD_0xa6_PRIVILEGE_CTG
17382
17383 #define MC_CMD_0xa6_PRIVILEGE_CTG SRIOV_CTG_ADMIN
17384
17385 /* MC_CMD_DOT1P_MAPPING_SET_TABLE_IN msgrequest */
17386 #define MC_CMD_DOT1P_MAPPING_SET_TABLE_IN_LEN 36
17387 /* The handle of the .1p mapping */
17388 #define MC_CMD_DOT1P_MAPPING_SET_TABLE_IN_DOT1P_MAPPING_ID_OFST 0
17389 #define MC_CMD_DOT1P_MAPPING_SET_TABLE_IN_DOT1P_MAPPING_ID_LEN 4
17390 /* Per-priority mappings (1 32-bit word per entry - an offset or RSS context
17391  * handle)
17392  */
17393 #define MC_CMD_DOT1P_MAPPING_SET_TABLE_IN_MAPPING_TABLE_OFST 4
17394 #define MC_CMD_DOT1P_MAPPING_SET_TABLE_IN_MAPPING_TABLE_LEN 32
17395
17396 /* MC_CMD_DOT1P_MAPPING_SET_TABLE_OUT msgresponse */
17397 #define MC_CMD_DOT1P_MAPPING_SET_TABLE_OUT_LEN 0
17398
17399
17400 /***********************************/
17401 /* MC_CMD_DOT1P_MAPPING_GET_TABLE
17402  * Get the mapping table for a .1p mapping.
17403  */
17404 #define MC_CMD_DOT1P_MAPPING_GET_TABLE 0xa7
17405 #undef  MC_CMD_0xa7_PRIVILEGE_CTG
17406
17407 #define MC_CMD_0xa7_PRIVILEGE_CTG SRIOV_CTG_ADMIN
17408
17409 /* MC_CMD_DOT1P_MAPPING_GET_TABLE_IN msgrequest */
17410 #define MC_CMD_DOT1P_MAPPING_GET_TABLE_IN_LEN 4
17411 /* The handle of the .1p mapping */
17412 #define MC_CMD_DOT1P_MAPPING_GET_TABLE_IN_DOT1P_MAPPING_ID_OFST 0
17413 #define MC_CMD_DOT1P_MAPPING_GET_TABLE_IN_DOT1P_MAPPING_ID_LEN 4
17414
17415 /* MC_CMD_DOT1P_MAPPING_GET_TABLE_OUT msgresponse */
17416 #define MC_CMD_DOT1P_MAPPING_GET_TABLE_OUT_LEN 36
17417 /* Per-priority mappings (1 32-bit word per entry - an offset or RSS context
17418  * handle)
17419  */
17420 #define MC_CMD_DOT1P_MAPPING_GET_TABLE_OUT_MAPPING_TABLE_OFST 4
17421 #define MC_CMD_DOT1P_MAPPING_GET_TABLE_OUT_MAPPING_TABLE_LEN 32
17422
17423
17424 /***********************************/
17425 /* MC_CMD_GET_VECTOR_CFG
17426  * Get Interrupt Vector config for this PF.
17427  */
17428 #define MC_CMD_GET_VECTOR_CFG 0xbf
17429 #undef  MC_CMD_0xbf_PRIVILEGE_CTG
17430
17431 #define MC_CMD_0xbf_PRIVILEGE_CTG SRIOV_CTG_GENERAL
17432
17433 /* MC_CMD_GET_VECTOR_CFG_IN msgrequest */
17434 #define MC_CMD_GET_VECTOR_CFG_IN_LEN 0
17435
17436 /* MC_CMD_GET_VECTOR_CFG_OUT msgresponse */
17437 #define MC_CMD_GET_VECTOR_CFG_OUT_LEN 12
17438 /* Base absolute interrupt vector number. */
17439 #define MC_CMD_GET_VECTOR_CFG_OUT_VEC_BASE_OFST 0
17440 #define MC_CMD_GET_VECTOR_CFG_OUT_VEC_BASE_LEN 4
17441 /* Number of interrupt vectors allocate to this PF. */
17442 #define MC_CMD_GET_VECTOR_CFG_OUT_VECS_PER_PF_OFST 4
17443 #define MC_CMD_GET_VECTOR_CFG_OUT_VECS_PER_PF_LEN 4
17444 /* Number of interrupt vectors to allocate per VF. */
17445 #define MC_CMD_GET_VECTOR_CFG_OUT_VECS_PER_VF_OFST 8
17446 #define MC_CMD_GET_VECTOR_CFG_OUT_VECS_PER_VF_LEN 4
17447
17448
17449 /***********************************/
17450 /* MC_CMD_SET_VECTOR_CFG
17451  * Set Interrupt Vector config for this PF.
17452  */
17453 #define MC_CMD_SET_VECTOR_CFG 0xc0
17454 #undef  MC_CMD_0xc0_PRIVILEGE_CTG
17455
17456 #define MC_CMD_0xc0_PRIVILEGE_CTG SRIOV_CTG_GENERAL
17457
17458 /* MC_CMD_SET_VECTOR_CFG_IN msgrequest */
17459 #define MC_CMD_SET_VECTOR_CFG_IN_LEN 12
17460 /* Base absolute interrupt vector number, or MC_CMD_RESOURCE_INSTANCE_ANY to
17461  * let the system find a suitable base.
17462  */
17463 #define MC_CMD_SET_VECTOR_CFG_IN_VEC_BASE_OFST 0
17464 #define MC_CMD_SET_VECTOR_CFG_IN_VEC_BASE_LEN 4
17465 /* Number of interrupt vectors allocate to this PF. */
17466 #define MC_CMD_SET_VECTOR_CFG_IN_VECS_PER_PF_OFST 4
17467 #define MC_CMD_SET_VECTOR_CFG_IN_VECS_PER_PF_LEN 4
17468 /* Number of interrupt vectors to allocate per VF. */
17469 #define MC_CMD_SET_VECTOR_CFG_IN_VECS_PER_VF_OFST 8
17470 #define MC_CMD_SET_VECTOR_CFG_IN_VECS_PER_VF_LEN 4
17471
17472 /* MC_CMD_SET_VECTOR_CFG_OUT msgresponse */
17473 #define MC_CMD_SET_VECTOR_CFG_OUT_LEN 0
17474
17475
17476 /***********************************/
17477 /* MC_CMD_VPORT_ADD_MAC_ADDRESS
17478  * Add a MAC address to a v-port
17479  */
17480 #define MC_CMD_VPORT_ADD_MAC_ADDRESS 0xa8
17481 #undef  MC_CMD_0xa8_PRIVILEGE_CTG
17482
17483 #define MC_CMD_0xa8_PRIVILEGE_CTG SRIOV_CTG_GENERAL
17484
17485 /* MC_CMD_VPORT_ADD_MAC_ADDRESS_IN msgrequest */
17486 #define MC_CMD_VPORT_ADD_MAC_ADDRESS_IN_LEN 10
17487 /* The handle of the v-port */
17488 #define MC_CMD_VPORT_ADD_MAC_ADDRESS_IN_VPORT_ID_OFST 0
17489 #define MC_CMD_VPORT_ADD_MAC_ADDRESS_IN_VPORT_ID_LEN 4
17490 /* MAC address to add */
17491 #define MC_CMD_VPORT_ADD_MAC_ADDRESS_IN_MACADDR_OFST 4
17492 #define MC_CMD_VPORT_ADD_MAC_ADDRESS_IN_MACADDR_LEN 6
17493
17494 /* MC_CMD_VPORT_ADD_MAC_ADDRESS_OUT msgresponse */
17495 #define MC_CMD_VPORT_ADD_MAC_ADDRESS_OUT_LEN 0
17496
17497
17498 /***********************************/
17499 /* MC_CMD_VPORT_DEL_MAC_ADDRESS
17500  * Delete a MAC address from a v-port
17501  */
17502 #define MC_CMD_VPORT_DEL_MAC_ADDRESS 0xa9
17503 #undef  MC_CMD_0xa9_PRIVILEGE_CTG
17504
17505 #define MC_CMD_0xa9_PRIVILEGE_CTG SRIOV_CTG_GENERAL
17506
17507 /* MC_CMD_VPORT_DEL_MAC_ADDRESS_IN msgrequest */
17508 #define MC_CMD_VPORT_DEL_MAC_ADDRESS_IN_LEN 10
17509 /* The handle of the v-port */
17510 #define MC_CMD_VPORT_DEL_MAC_ADDRESS_IN_VPORT_ID_OFST 0
17511 #define MC_CMD_VPORT_DEL_MAC_ADDRESS_IN_VPORT_ID_LEN 4
17512 /* MAC address to add */
17513 #define MC_CMD_VPORT_DEL_MAC_ADDRESS_IN_MACADDR_OFST 4
17514 #define MC_CMD_VPORT_DEL_MAC_ADDRESS_IN_MACADDR_LEN 6
17515
17516 /* MC_CMD_VPORT_DEL_MAC_ADDRESS_OUT msgresponse */
17517 #define MC_CMD_VPORT_DEL_MAC_ADDRESS_OUT_LEN 0
17518
17519
17520 /***********************************/
17521 /* MC_CMD_VPORT_GET_MAC_ADDRESSES
17522  * Delete a MAC address from a v-port
17523  */
17524 #define MC_CMD_VPORT_GET_MAC_ADDRESSES 0xaa
17525 #undef  MC_CMD_0xaa_PRIVILEGE_CTG
17526
17527 #define MC_CMD_0xaa_PRIVILEGE_CTG SRIOV_CTG_GENERAL
17528
17529 /* MC_CMD_VPORT_GET_MAC_ADDRESSES_IN msgrequest */
17530 #define MC_CMD_VPORT_GET_MAC_ADDRESSES_IN_LEN 4
17531 /* The handle of the v-port */
17532 #define MC_CMD_VPORT_GET_MAC_ADDRESSES_IN_VPORT_ID_OFST 0
17533 #define MC_CMD_VPORT_GET_MAC_ADDRESSES_IN_VPORT_ID_LEN 4
17534
17535 /* MC_CMD_VPORT_GET_MAC_ADDRESSES_OUT msgresponse */
17536 #define MC_CMD_VPORT_GET_MAC_ADDRESSES_OUT_LENMIN 4
17537 #define MC_CMD_VPORT_GET_MAC_ADDRESSES_OUT_LENMAX 250
17538 #define MC_CMD_VPORT_GET_MAC_ADDRESSES_OUT_LENMAX_MCDI2 1018
17539 #define MC_CMD_VPORT_GET_MAC_ADDRESSES_OUT_LEN(num) (4+6*(num))
17540 #define MC_CMD_VPORT_GET_MAC_ADDRESSES_OUT_MACADDR_NUM(len) (((len)-4)/6)
17541 /* The number of MAC addresses returned */
17542 #define MC_CMD_VPORT_GET_MAC_ADDRESSES_OUT_MACADDR_COUNT_OFST 0
17543 #define MC_CMD_VPORT_GET_MAC_ADDRESSES_OUT_MACADDR_COUNT_LEN 4
17544 /* Array of MAC addresses */
17545 #define MC_CMD_VPORT_GET_MAC_ADDRESSES_OUT_MACADDR_OFST 4
17546 #define MC_CMD_VPORT_GET_MAC_ADDRESSES_OUT_MACADDR_LEN 6
17547 #define MC_CMD_VPORT_GET_MAC_ADDRESSES_OUT_MACADDR_MINNUM 0
17548 #define MC_CMD_VPORT_GET_MAC_ADDRESSES_OUT_MACADDR_MAXNUM 41
17549 #define MC_CMD_VPORT_GET_MAC_ADDRESSES_OUT_MACADDR_MAXNUM_MCDI2 169
17550
17551
17552 /***********************************/
17553 /* MC_CMD_VPORT_RECONFIGURE
17554  * Replace VLAN tags and/or MAC addresses of an existing v-port. If the v-port
17555  * has already been passed to another function (v-port's user), then that
17556  * function will be reset before applying the changes.
17557  */
17558 #define MC_CMD_VPORT_RECONFIGURE 0xeb
17559 #undef  MC_CMD_0xeb_PRIVILEGE_CTG
17560
17561 #define MC_CMD_0xeb_PRIVILEGE_CTG SRIOV_CTG_GENERAL
17562
17563 /* MC_CMD_VPORT_RECONFIGURE_IN msgrequest */
17564 #define MC_CMD_VPORT_RECONFIGURE_IN_LEN 44
17565 /* The handle of the v-port */
17566 #define MC_CMD_VPORT_RECONFIGURE_IN_VPORT_ID_OFST 0
17567 #define MC_CMD_VPORT_RECONFIGURE_IN_VPORT_ID_LEN 4
17568 /* Flags requesting what should be changed. */
17569 #define MC_CMD_VPORT_RECONFIGURE_IN_FLAGS_OFST 4
17570 #define MC_CMD_VPORT_RECONFIGURE_IN_FLAGS_LEN 4
17571 #define MC_CMD_VPORT_RECONFIGURE_IN_REPLACE_VLAN_TAGS_OFST 4
17572 #define MC_CMD_VPORT_RECONFIGURE_IN_REPLACE_VLAN_TAGS_LBN 0
17573 #define MC_CMD_VPORT_RECONFIGURE_IN_REPLACE_VLAN_TAGS_WIDTH 1
17574 #define MC_CMD_VPORT_RECONFIGURE_IN_REPLACE_MACADDRS_OFST 4
17575 #define MC_CMD_VPORT_RECONFIGURE_IN_REPLACE_MACADDRS_LBN 1
17576 #define MC_CMD_VPORT_RECONFIGURE_IN_REPLACE_MACADDRS_WIDTH 1
17577 /* The number of VLAN tags to insert/remove. An error will be returned if
17578  * incompatible with the number of VLAN tags specified for the upstream
17579  * v-switch.
17580  */
17581 #define MC_CMD_VPORT_RECONFIGURE_IN_NUM_VLAN_TAGS_OFST 8
17582 #define MC_CMD_VPORT_RECONFIGURE_IN_NUM_VLAN_TAGS_LEN 4
17583 /* The actual VLAN tags to insert/remove */
17584 #define MC_CMD_VPORT_RECONFIGURE_IN_VLAN_TAGS_OFST 12
17585 #define MC_CMD_VPORT_RECONFIGURE_IN_VLAN_TAGS_LEN 4
17586 #define MC_CMD_VPORT_RECONFIGURE_IN_VLAN_TAG_0_OFST 12
17587 #define MC_CMD_VPORT_RECONFIGURE_IN_VLAN_TAG_0_LBN 0
17588 #define MC_CMD_VPORT_RECONFIGURE_IN_VLAN_TAG_0_WIDTH 16
17589 #define MC_CMD_VPORT_RECONFIGURE_IN_VLAN_TAG_1_OFST 12
17590 #define MC_CMD_VPORT_RECONFIGURE_IN_VLAN_TAG_1_LBN 16
17591 #define MC_CMD_VPORT_RECONFIGURE_IN_VLAN_TAG_1_WIDTH 16
17592 /* The number of MAC addresses to add */
17593 #define MC_CMD_VPORT_RECONFIGURE_IN_NUM_MACADDRS_OFST 16
17594 #define MC_CMD_VPORT_RECONFIGURE_IN_NUM_MACADDRS_LEN 4
17595 /* MAC addresses to add */
17596 #define MC_CMD_VPORT_RECONFIGURE_IN_MACADDRS_OFST 20
17597 #define MC_CMD_VPORT_RECONFIGURE_IN_MACADDRS_LEN 6
17598 #define MC_CMD_VPORT_RECONFIGURE_IN_MACADDRS_NUM 4
17599
17600 /* MC_CMD_VPORT_RECONFIGURE_OUT msgresponse */
17601 #define MC_CMD_VPORT_RECONFIGURE_OUT_LEN 4
17602 #define MC_CMD_VPORT_RECONFIGURE_OUT_FLAGS_OFST 0
17603 #define MC_CMD_VPORT_RECONFIGURE_OUT_FLAGS_LEN 4
17604 #define MC_CMD_VPORT_RECONFIGURE_OUT_RESET_DONE_OFST 0
17605 #define MC_CMD_VPORT_RECONFIGURE_OUT_RESET_DONE_LBN 0
17606 #define MC_CMD_VPORT_RECONFIGURE_OUT_RESET_DONE_WIDTH 1
17607
17608
17609 /***********************************/
17610 /* MC_CMD_EVB_PORT_QUERY
17611  * read some config of v-port.
17612  */
17613 #define MC_CMD_EVB_PORT_QUERY 0x62
17614 #undef  MC_CMD_0x62_PRIVILEGE_CTG
17615
17616 #define MC_CMD_0x62_PRIVILEGE_CTG SRIOV_CTG_GENERAL
17617
17618 /* MC_CMD_EVB_PORT_QUERY_IN msgrequest */
17619 #define MC_CMD_EVB_PORT_QUERY_IN_LEN 4
17620 /* The handle of the v-port */
17621 #define MC_CMD_EVB_PORT_QUERY_IN_PORT_ID_OFST 0
17622 #define MC_CMD_EVB_PORT_QUERY_IN_PORT_ID_LEN 4
17623
17624 /* MC_CMD_EVB_PORT_QUERY_OUT msgresponse */
17625 #define MC_CMD_EVB_PORT_QUERY_OUT_LEN 8
17626 /* The EVB port flags as defined at MC_CMD_VPORT_ALLOC. */
17627 #define MC_CMD_EVB_PORT_QUERY_OUT_PORT_FLAGS_OFST 0
17628 #define MC_CMD_EVB_PORT_QUERY_OUT_PORT_FLAGS_LEN 4
17629 /* The number of VLAN tags that may be used on a v-adaptor connected to this
17630  * EVB port.
17631  */
17632 #define MC_CMD_EVB_PORT_QUERY_OUT_NUM_AVAILABLE_VLAN_TAGS_OFST 4
17633 #define MC_CMD_EVB_PORT_QUERY_OUT_NUM_AVAILABLE_VLAN_TAGS_LEN 4
17634
17635
17636 /***********************************/
17637 /* MC_CMD_DUMP_BUFTBL_ENTRIES
17638  * Dump buffer table entries, mainly for command client debug use. Dumps
17639  * absolute entries, and does not use chunk handles. All entries must be in
17640  * range, and used for q page mapping, Although the latter restriction may be
17641  * lifted in future.
17642  */
17643 #define MC_CMD_DUMP_BUFTBL_ENTRIES 0xab
17644 #undef  MC_CMD_0xab_PRIVILEGE_CTG
17645
17646 #define MC_CMD_0xab_PRIVILEGE_CTG SRIOV_CTG_INSECURE
17647
17648 /* MC_CMD_DUMP_BUFTBL_ENTRIES_IN msgrequest */
17649 #define MC_CMD_DUMP_BUFTBL_ENTRIES_IN_LEN 8
17650 /* Index of the first buffer table entry. */
17651 #define MC_CMD_DUMP_BUFTBL_ENTRIES_IN_FIRSTID_OFST 0
17652 #define MC_CMD_DUMP_BUFTBL_ENTRIES_IN_FIRSTID_LEN 4
17653 /* Number of buffer table entries to dump. */
17654 #define MC_CMD_DUMP_BUFTBL_ENTRIES_IN_NUMENTRIES_OFST 4
17655 #define MC_CMD_DUMP_BUFTBL_ENTRIES_IN_NUMENTRIES_LEN 4
17656
17657 /* MC_CMD_DUMP_BUFTBL_ENTRIES_OUT msgresponse */
17658 #define MC_CMD_DUMP_BUFTBL_ENTRIES_OUT_LENMIN 12
17659 #define MC_CMD_DUMP_BUFTBL_ENTRIES_OUT_LENMAX 252
17660 #define MC_CMD_DUMP_BUFTBL_ENTRIES_OUT_LENMAX_MCDI2 1020
17661 #define MC_CMD_DUMP_BUFTBL_ENTRIES_OUT_LEN(num) (0+12*(num))
17662 #define MC_CMD_DUMP_BUFTBL_ENTRIES_OUT_ENTRY_NUM(len) (((len)-0)/12)
17663 /* Raw buffer table entries, layed out as BUFTBL_ENTRY. */
17664 #define MC_CMD_DUMP_BUFTBL_ENTRIES_OUT_ENTRY_OFST 0
17665 #define MC_CMD_DUMP_BUFTBL_ENTRIES_OUT_ENTRY_LEN 12
17666 #define MC_CMD_DUMP_BUFTBL_ENTRIES_OUT_ENTRY_MINNUM 1
17667 #define MC_CMD_DUMP_BUFTBL_ENTRIES_OUT_ENTRY_MAXNUM 21
17668 #define MC_CMD_DUMP_BUFTBL_ENTRIES_OUT_ENTRY_MAXNUM_MCDI2 85
17669
17670
17671 /***********************************/
17672 /* MC_CMD_SET_RXDP_CONFIG
17673  * Set global RXDP configuration settings
17674  */
17675 #define MC_CMD_SET_RXDP_CONFIG 0xc1
17676 #undef  MC_CMD_0xc1_PRIVILEGE_CTG
17677
17678 #define MC_CMD_0xc1_PRIVILEGE_CTG SRIOV_CTG_ADMIN
17679
17680 /* MC_CMD_SET_RXDP_CONFIG_IN msgrequest */
17681 #define MC_CMD_SET_RXDP_CONFIG_IN_LEN 4
17682 #define MC_CMD_SET_RXDP_CONFIG_IN_DATA_OFST 0
17683 #define MC_CMD_SET_RXDP_CONFIG_IN_DATA_LEN 4
17684 #define MC_CMD_SET_RXDP_CONFIG_IN_PAD_HOST_DMA_OFST 0
17685 #define MC_CMD_SET_RXDP_CONFIG_IN_PAD_HOST_DMA_LBN 0
17686 #define MC_CMD_SET_RXDP_CONFIG_IN_PAD_HOST_DMA_WIDTH 1
17687 #define MC_CMD_SET_RXDP_CONFIG_IN_PAD_HOST_LEN_OFST 0
17688 #define MC_CMD_SET_RXDP_CONFIG_IN_PAD_HOST_LEN_LBN 1
17689 #define MC_CMD_SET_RXDP_CONFIG_IN_PAD_HOST_LEN_WIDTH 2
17690 /* enum: pad to 64 bytes */
17691 #define MC_CMD_SET_RXDP_CONFIG_IN_PAD_HOST_64 0x0
17692 /* enum: pad to 128 bytes (Medford only) */
17693 #define MC_CMD_SET_RXDP_CONFIG_IN_PAD_HOST_128 0x1
17694 /* enum: pad to 256 bytes (Medford only) */
17695 #define MC_CMD_SET_RXDP_CONFIG_IN_PAD_HOST_256 0x2
17696
17697 /* MC_CMD_SET_RXDP_CONFIG_OUT msgresponse */
17698 #define MC_CMD_SET_RXDP_CONFIG_OUT_LEN 0
17699
17700
17701 /***********************************/
17702 /* MC_CMD_GET_RXDP_CONFIG
17703  * Get global RXDP configuration settings
17704  */
17705 #define MC_CMD_GET_RXDP_CONFIG 0xc2
17706 #undef  MC_CMD_0xc2_PRIVILEGE_CTG
17707
17708 #define MC_CMD_0xc2_PRIVILEGE_CTG SRIOV_CTG_GENERAL
17709
17710 /* MC_CMD_GET_RXDP_CONFIG_IN msgrequest */
17711 #define MC_CMD_GET_RXDP_CONFIG_IN_LEN 0
17712
17713 /* MC_CMD_GET_RXDP_CONFIG_OUT msgresponse */
17714 #define MC_CMD_GET_RXDP_CONFIG_OUT_LEN 4
17715 #define MC_CMD_GET_RXDP_CONFIG_OUT_DATA_OFST 0
17716 #define MC_CMD_GET_RXDP_CONFIG_OUT_DATA_LEN 4
17717 #define MC_CMD_GET_RXDP_CONFIG_OUT_PAD_HOST_DMA_OFST 0
17718 #define MC_CMD_GET_RXDP_CONFIG_OUT_PAD_HOST_DMA_LBN 0
17719 #define MC_CMD_GET_RXDP_CONFIG_OUT_PAD_HOST_DMA_WIDTH 1
17720 #define MC_CMD_GET_RXDP_CONFIG_OUT_PAD_HOST_LEN_OFST 0
17721 #define MC_CMD_GET_RXDP_CONFIG_OUT_PAD_HOST_LEN_LBN 1
17722 #define MC_CMD_GET_RXDP_CONFIG_OUT_PAD_HOST_LEN_WIDTH 2
17723 /*             Enum values, see field(s): */
17724 /*                MC_CMD_SET_RXDP_CONFIG/MC_CMD_SET_RXDP_CONFIG_IN/PAD_HOST_LEN */
17725
17726
17727 /***********************************/
17728 /* MC_CMD_GET_CLOCK
17729  * Return the system and PDCPU clock frequencies.
17730  */
17731 #define MC_CMD_GET_CLOCK 0xac
17732 #undef  MC_CMD_0xac_PRIVILEGE_CTG
17733
17734 #define MC_CMD_0xac_PRIVILEGE_CTG SRIOV_CTG_GENERAL
17735
17736 /* MC_CMD_GET_CLOCK_IN msgrequest */
17737 #define MC_CMD_GET_CLOCK_IN_LEN 0
17738
17739 /* MC_CMD_GET_CLOCK_OUT msgresponse */
17740 #define MC_CMD_GET_CLOCK_OUT_LEN 8
17741 /* System frequency, MHz */
17742 #define MC_CMD_GET_CLOCK_OUT_SYS_FREQ_OFST 0
17743 #define MC_CMD_GET_CLOCK_OUT_SYS_FREQ_LEN 4
17744 /* DPCPU frequency, MHz */
17745 #define MC_CMD_GET_CLOCK_OUT_DPCPU_FREQ_OFST 4
17746 #define MC_CMD_GET_CLOCK_OUT_DPCPU_FREQ_LEN 4
17747
17748
17749 /***********************************/
17750 /* MC_CMD_SET_CLOCK
17751  * Control the system and DPCPU clock frequencies. Changes are lost reboot.
17752  */
17753 #define MC_CMD_SET_CLOCK 0xad
17754 #undef  MC_CMD_0xad_PRIVILEGE_CTG
17755
17756 #define MC_CMD_0xad_PRIVILEGE_CTG SRIOV_CTG_INSECURE
17757
17758 /* MC_CMD_SET_CLOCK_IN msgrequest */
17759 #define MC_CMD_SET_CLOCK_IN_LEN 28
17760 /* Requested frequency in MHz for system clock domain */
17761 #define MC_CMD_SET_CLOCK_IN_SYS_FREQ_OFST 0
17762 #define MC_CMD_SET_CLOCK_IN_SYS_FREQ_LEN 4
17763 /* enum: Leave the system clock domain frequency unchanged */
17764 #define MC_CMD_SET_CLOCK_IN_SYS_DOMAIN_DONT_CHANGE 0x0
17765 /* Requested frequency in MHz for inter-core clock domain */
17766 #define MC_CMD_SET_CLOCK_IN_ICORE_FREQ_OFST 4
17767 #define MC_CMD_SET_CLOCK_IN_ICORE_FREQ_LEN 4
17768 /* enum: Leave the inter-core clock domain frequency unchanged */
17769 #define MC_CMD_SET_CLOCK_IN_ICORE_DOMAIN_DONT_CHANGE 0x0
17770 /* Requested frequency in MHz for DPCPU clock domain */
17771 #define MC_CMD_SET_CLOCK_IN_DPCPU_FREQ_OFST 8
17772 #define MC_CMD_SET_CLOCK_IN_DPCPU_FREQ_LEN 4
17773 /* enum: Leave the DPCPU clock domain frequency unchanged */
17774 #define MC_CMD_SET_CLOCK_IN_DPCPU_DOMAIN_DONT_CHANGE 0x0
17775 /* Requested frequency in MHz for PCS clock domain */
17776 #define MC_CMD_SET_CLOCK_IN_PCS_FREQ_OFST 12
17777 #define MC_CMD_SET_CLOCK_IN_PCS_FREQ_LEN 4
17778 /* enum: Leave the PCS clock domain frequency unchanged */
17779 #define MC_CMD_SET_CLOCK_IN_PCS_DOMAIN_DONT_CHANGE 0x0
17780 /* Requested frequency in MHz for MC clock domain */
17781 #define MC_CMD_SET_CLOCK_IN_MC_FREQ_OFST 16
17782 #define MC_CMD_SET_CLOCK_IN_MC_FREQ_LEN 4
17783 /* enum: Leave the MC clock domain frequency unchanged */
17784 #define MC_CMD_SET_CLOCK_IN_MC_DOMAIN_DONT_CHANGE 0x0
17785 /* Requested frequency in MHz for rmon clock domain */
17786 #define MC_CMD_SET_CLOCK_IN_RMON_FREQ_OFST 20
17787 #define MC_CMD_SET_CLOCK_IN_RMON_FREQ_LEN 4
17788 /* enum: Leave the rmon clock domain frequency unchanged */
17789 #define MC_CMD_SET_CLOCK_IN_RMON_DOMAIN_DONT_CHANGE 0x0
17790 /* Requested frequency in MHz for vswitch clock domain */
17791 #define MC_CMD_SET_CLOCK_IN_VSWITCH_FREQ_OFST 24
17792 #define MC_CMD_SET_CLOCK_IN_VSWITCH_FREQ_LEN 4
17793 /* enum: Leave the vswitch clock domain frequency unchanged */
17794 #define MC_CMD_SET_CLOCK_IN_VSWITCH_DOMAIN_DONT_CHANGE 0x0
17795
17796 /* MC_CMD_SET_CLOCK_OUT msgresponse */
17797 #define MC_CMD_SET_CLOCK_OUT_LEN 28
17798 /* Resulting system frequency in MHz */
17799 #define MC_CMD_SET_CLOCK_OUT_SYS_FREQ_OFST 0
17800 #define MC_CMD_SET_CLOCK_OUT_SYS_FREQ_LEN 4
17801 /* enum: The system clock domain doesn't exist */
17802 #define MC_CMD_SET_CLOCK_OUT_SYS_DOMAIN_UNSUPPORTED 0x0
17803 /* Resulting inter-core frequency in MHz */
17804 #define MC_CMD_SET_CLOCK_OUT_ICORE_FREQ_OFST 4
17805 #define MC_CMD_SET_CLOCK_OUT_ICORE_FREQ_LEN 4
17806 /* enum: The inter-core clock domain doesn't exist / isn't used */
17807 #define MC_CMD_SET_CLOCK_OUT_ICORE_DOMAIN_UNSUPPORTED 0x0
17808 /* Resulting DPCPU frequency in MHz */
17809 #define MC_CMD_SET_CLOCK_OUT_DPCPU_FREQ_OFST 8
17810 #define MC_CMD_SET_CLOCK_OUT_DPCPU_FREQ_LEN 4
17811 /* enum: The dpcpu clock domain doesn't exist */
17812 #define MC_CMD_SET_CLOCK_OUT_DPCPU_DOMAIN_UNSUPPORTED 0x0
17813 /* Resulting PCS frequency in MHz */
17814 #define MC_CMD_SET_CLOCK_OUT_PCS_FREQ_OFST 12
17815 #define MC_CMD_SET_CLOCK_OUT_PCS_FREQ_LEN 4
17816 /* enum: The PCS clock domain doesn't exist / isn't controlled */
17817 #define MC_CMD_SET_CLOCK_OUT_PCS_DOMAIN_UNSUPPORTED 0x0
17818 /* Resulting MC frequency in MHz */
17819 #define MC_CMD_SET_CLOCK_OUT_MC_FREQ_OFST 16
17820 #define MC_CMD_SET_CLOCK_OUT_MC_FREQ_LEN 4
17821 /* enum: The MC clock domain doesn't exist / isn't controlled */
17822 #define MC_CMD_SET_CLOCK_OUT_MC_DOMAIN_UNSUPPORTED 0x0
17823 /* Resulting rmon frequency in MHz */
17824 #define MC_CMD_SET_CLOCK_OUT_RMON_FREQ_OFST 20
17825 #define MC_CMD_SET_CLOCK_OUT_RMON_FREQ_LEN 4
17826 /* enum: The rmon clock domain doesn't exist / isn't controlled */
17827 #define MC_CMD_SET_CLOCK_OUT_RMON_DOMAIN_UNSUPPORTED 0x0
17828 /* Resulting vswitch frequency in MHz */
17829 #define MC_CMD_SET_CLOCK_OUT_VSWITCH_FREQ_OFST 24
17830 #define MC_CMD_SET_CLOCK_OUT_VSWITCH_FREQ_LEN 4
17831 /* enum: The vswitch clock domain doesn't exist / isn't controlled */
17832 #define MC_CMD_SET_CLOCK_OUT_VSWITCH_DOMAIN_UNSUPPORTED 0x0
17833
17834
17835 /***********************************/
17836 /* MC_CMD_DPCPU_RPC
17837  * Send an arbitrary DPCPU message.
17838  */
17839 #define MC_CMD_DPCPU_RPC 0xae
17840 #undef  MC_CMD_0xae_PRIVILEGE_CTG
17841
17842 #define MC_CMD_0xae_PRIVILEGE_CTG SRIOV_CTG_INSECURE
17843
17844 /* MC_CMD_DPCPU_RPC_IN msgrequest */
17845 #define MC_CMD_DPCPU_RPC_IN_LEN 36
17846 #define MC_CMD_DPCPU_RPC_IN_CPU_OFST 0
17847 #define MC_CMD_DPCPU_RPC_IN_CPU_LEN 4
17848 /* enum: RxDPCPU0 */
17849 #define MC_CMD_DPCPU_RPC_IN_DPCPU_RX0 0x0
17850 /* enum: TxDPCPU0 */
17851 #define MC_CMD_DPCPU_RPC_IN_DPCPU_TX0 0x1
17852 /* enum: TxDPCPU1 */
17853 #define MC_CMD_DPCPU_RPC_IN_DPCPU_TX1 0x2
17854 /* enum: RxDPCPU1 (Medford only) */
17855 #define MC_CMD_DPCPU_RPC_IN_DPCPU_RX1 0x3
17856 /* enum: RxDPCPU (will be for the calling function; for now, just an alias of
17857  * DPCPU_RX0)
17858  */
17859 #define MC_CMD_DPCPU_RPC_IN_DPCPU_RX 0x80
17860 /* enum: TxDPCPU (will be for the calling function; for now, just an alias of
17861  * DPCPU_TX0)
17862  */
17863 #define MC_CMD_DPCPU_RPC_IN_DPCPU_TX 0x81
17864 /* First 8 bits [39:32] of DATA are consumed by MC-DPCPU protocol and must be
17865  * initialised to zero
17866  */
17867 #define MC_CMD_DPCPU_RPC_IN_DATA_OFST 4
17868 #define MC_CMD_DPCPU_RPC_IN_DATA_LEN 32
17869 #define MC_CMD_DPCPU_RPC_IN_HDR_CMD_CMDNUM_OFST 4
17870 #define MC_CMD_DPCPU_RPC_IN_HDR_CMD_CMDNUM_LBN 8
17871 #define MC_CMD_DPCPU_RPC_IN_HDR_CMD_CMDNUM_WIDTH 8
17872 #define MC_CMD_DPCPU_RPC_IN_CMDNUM_TXDPCPU_READ 0x6 /* enum */
17873 #define MC_CMD_DPCPU_RPC_IN_CMDNUM_TXDPCPU_WRITE 0x7 /* enum */
17874 #define MC_CMD_DPCPU_RPC_IN_CMDNUM_TXDPCPU_SELF_TEST 0xc /* enum */
17875 #define MC_CMD_DPCPU_RPC_IN_CMDNUM_TXDPCPU_CSR_ACCESS 0xe /* enum */
17876 #define MC_CMD_DPCPU_RPC_IN_CMDNUM_RXDPCPU_READ 0x46 /* enum */
17877 #define MC_CMD_DPCPU_RPC_IN_CMDNUM_RXDPCPU_WRITE 0x47 /* enum */
17878 #define MC_CMD_DPCPU_RPC_IN_CMDNUM_RXDPCPU_SELF_TEST 0x4a /* enum */
17879 #define MC_CMD_DPCPU_RPC_IN_CMDNUM_RXDPCPU_CSR_ACCESS 0x4c /* enum */
17880 #define MC_CMD_DPCPU_RPC_IN_CMDNUM_RXDPCPU_SET_MC_REPLAY_CNTXT 0x4d /* enum */
17881 #define MC_CMD_DPCPU_RPC_IN_HDR_CMD_REQ_OBJID_OFST 4
17882 #define MC_CMD_DPCPU_RPC_IN_HDR_CMD_REQ_OBJID_LBN 16
17883 #define MC_CMD_DPCPU_RPC_IN_HDR_CMD_REQ_OBJID_WIDTH 16
17884 #define MC_CMD_DPCPU_RPC_IN_HDR_CMD_REQ_ADDR_OFST 4
17885 #define MC_CMD_DPCPU_RPC_IN_HDR_CMD_REQ_ADDR_LBN 16
17886 #define MC_CMD_DPCPU_RPC_IN_HDR_CMD_REQ_ADDR_WIDTH 16
17887 #define MC_CMD_DPCPU_RPC_IN_HDR_CMD_REQ_COUNT_OFST 4
17888 #define MC_CMD_DPCPU_RPC_IN_HDR_CMD_REQ_COUNT_LBN 48
17889 #define MC_CMD_DPCPU_RPC_IN_HDR_CMD_REQ_COUNT_WIDTH 16
17890 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_INFO_OFST 4
17891 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_INFO_LBN 16
17892 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_INFO_WIDTH 240
17893 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_CMD_OFST 4
17894 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_CMD_LBN 16
17895 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_CMD_WIDTH 16
17896 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_CMD_STOP_RETURN_RESULT 0x0 /* enum */
17897 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_CMD_START_READ 0x1 /* enum */
17898 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_CMD_START_WRITE 0x2 /* enum */
17899 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_CMD_START_WRITE_READ 0x3 /* enum */
17900 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_CMD_START_PIPELINED_READ 0x4 /* enum */
17901 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_START_DELAY_OFST 4
17902 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_START_DELAY_LBN 48
17903 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_START_DELAY_WIDTH 16
17904 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_RPT_COUNT_OFST 4
17905 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_RPT_COUNT_LBN 64
17906 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_RPT_COUNT_WIDTH 16
17907 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_GAP_DELAY_OFST 4
17908 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_GAP_DELAY_LBN 80
17909 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_GAP_DELAY_WIDTH 16
17910 #define MC_CMD_DPCPU_RPC_IN_MC_REPLAY_MODE_OFST 4
17911 #define MC_CMD_DPCPU_RPC_IN_MC_REPLAY_MODE_LBN 16
17912 #define MC_CMD_DPCPU_RPC_IN_MC_REPLAY_MODE_WIDTH 16
17913 #define MC_CMD_DPCPU_RPC_IN_MC_REPLAY_MODE_CUT_THROUGH 0x1 /* enum */
17914 #define MC_CMD_DPCPU_RPC_IN_MC_REPLAY_MODE_STORE_FORWARD 0x2 /* enum */
17915 #define MC_CMD_DPCPU_RPC_IN_MC_REPLAY_MODE_STORE_FORWARD_FIRST 0x3 /* enum */
17916 #define MC_CMD_DPCPU_RPC_IN_MC_REPLAY_CNTXT_OFST 4
17917 #define MC_CMD_DPCPU_RPC_IN_MC_REPLAY_CNTXT_LBN 64
17918 #define MC_CMD_DPCPU_RPC_IN_MC_REPLAY_CNTXT_WIDTH 16
17919 #define MC_CMD_DPCPU_RPC_IN_WDATA_OFST 12
17920 #define MC_CMD_DPCPU_RPC_IN_WDATA_LEN 24
17921 /* Register data to write. Only valid in write/write-read. */
17922 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_DATA_OFST 16
17923 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_DATA_LEN 4
17924 /* Register address. */
17925 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_ADDRESS_OFST 20
17926 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_ADDRESS_LEN 4
17927
17928 /* MC_CMD_DPCPU_RPC_OUT msgresponse */
17929 #define MC_CMD_DPCPU_RPC_OUT_LEN 36
17930 #define MC_CMD_DPCPU_RPC_OUT_RC_OFST 0
17931 #define MC_CMD_DPCPU_RPC_OUT_RC_LEN 4
17932 /* DATA */
17933 #define MC_CMD_DPCPU_RPC_OUT_DATA_OFST 4
17934 #define MC_CMD_DPCPU_RPC_OUT_DATA_LEN 32
17935 #define MC_CMD_DPCPU_RPC_OUT_HDR_CMD_RESP_ERRCODE_OFST 4
17936 #define MC_CMD_DPCPU_RPC_OUT_HDR_CMD_RESP_ERRCODE_LBN 32
17937 #define MC_CMD_DPCPU_RPC_OUT_HDR_CMD_RESP_ERRCODE_WIDTH 16
17938 #define MC_CMD_DPCPU_RPC_OUT_CSR_ACCESS_READ_COUNT_OFST 4
17939 #define MC_CMD_DPCPU_RPC_OUT_CSR_ACCESS_READ_COUNT_LBN 48
17940 #define MC_CMD_DPCPU_RPC_OUT_CSR_ACCESS_READ_COUNT_WIDTH 16
17941 #define MC_CMD_DPCPU_RPC_OUT_RDATA_OFST 12
17942 #define MC_CMD_DPCPU_RPC_OUT_RDATA_LEN 24
17943 #define MC_CMD_DPCPU_RPC_OUT_CSR_ACCESS_READ_VAL_1_OFST 12
17944 #define MC_CMD_DPCPU_RPC_OUT_CSR_ACCESS_READ_VAL_1_LEN 4
17945 #define MC_CMD_DPCPU_RPC_OUT_CSR_ACCESS_READ_VAL_2_OFST 16
17946 #define MC_CMD_DPCPU_RPC_OUT_CSR_ACCESS_READ_VAL_2_LEN 4
17947 #define MC_CMD_DPCPU_RPC_OUT_CSR_ACCESS_READ_VAL_3_OFST 20
17948 #define MC_CMD_DPCPU_RPC_OUT_CSR_ACCESS_READ_VAL_3_LEN 4
17949 #define MC_CMD_DPCPU_RPC_OUT_CSR_ACCESS_READ_VAL_4_OFST 24
17950 #define MC_CMD_DPCPU_RPC_OUT_CSR_ACCESS_READ_VAL_4_LEN 4
17951
17952
17953 /***********************************/
17954 /* MC_CMD_TRIGGER_INTERRUPT
17955  * Trigger an interrupt by prodding the BIU.
17956  */
17957 #define MC_CMD_TRIGGER_INTERRUPT 0xe3
17958 #undef  MC_CMD_0xe3_PRIVILEGE_CTG
17959
17960 #define MC_CMD_0xe3_PRIVILEGE_CTG SRIOV_CTG_GENERAL
17961
17962 /* MC_CMD_TRIGGER_INTERRUPT_IN msgrequest */
17963 #define MC_CMD_TRIGGER_INTERRUPT_IN_LEN 4
17964 /* Interrupt level relative to base for function. */
17965 #define MC_CMD_TRIGGER_INTERRUPT_IN_INTR_LEVEL_OFST 0
17966 #define MC_CMD_TRIGGER_INTERRUPT_IN_INTR_LEVEL_LEN 4
17967
17968 /* MC_CMD_TRIGGER_INTERRUPT_OUT msgresponse */
17969 #define MC_CMD_TRIGGER_INTERRUPT_OUT_LEN 0
17970
17971
17972 /***********************************/
17973 /* MC_CMD_SHMBOOT_OP
17974  * Special operations to support (for now) shmboot.
17975  */
17976 #define MC_CMD_SHMBOOT_OP 0xe6
17977 #undef  MC_CMD_0xe6_PRIVILEGE_CTG
17978
17979 #define MC_CMD_0xe6_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
17980
17981 /* MC_CMD_SHMBOOT_OP_IN msgrequest */
17982 #define MC_CMD_SHMBOOT_OP_IN_LEN 4
17983 /* Identifies the operation to perform */
17984 #define MC_CMD_SHMBOOT_OP_IN_SHMBOOT_OP_OFST 0
17985 #define MC_CMD_SHMBOOT_OP_IN_SHMBOOT_OP_LEN 4
17986 /* enum: Copy slave_data section to the slave core. (Greenport only) */
17987 #define MC_CMD_SHMBOOT_OP_IN_PUSH_SLAVE_DATA 0x0
17988
17989 /* MC_CMD_SHMBOOT_OP_OUT msgresponse */
17990 #define MC_CMD_SHMBOOT_OP_OUT_LEN 0
17991
17992
17993 /***********************************/
17994 /* MC_CMD_CAP_BLK_READ
17995  * Read multiple 64bit words from capture block memory
17996  */
17997 #define MC_CMD_CAP_BLK_READ 0xe7
17998 #undef  MC_CMD_0xe7_PRIVILEGE_CTG
17999
18000 #define MC_CMD_0xe7_PRIVILEGE_CTG SRIOV_CTG_INSECURE
18001
18002 /* MC_CMD_CAP_BLK_READ_IN msgrequest */
18003 #define MC_CMD_CAP_BLK_READ_IN_LEN 12
18004 #define MC_CMD_CAP_BLK_READ_IN_CAP_REG_OFST 0
18005 #define MC_CMD_CAP_BLK_READ_IN_CAP_REG_LEN 4
18006 #define MC_CMD_CAP_BLK_READ_IN_ADDR_OFST 4
18007 #define MC_CMD_CAP_BLK_READ_IN_ADDR_LEN 4
18008 #define MC_CMD_CAP_BLK_READ_IN_COUNT_OFST 8
18009 #define MC_CMD_CAP_BLK_READ_IN_COUNT_LEN 4
18010
18011 /* MC_CMD_CAP_BLK_READ_OUT msgresponse */
18012 #define MC_CMD_CAP_BLK_READ_OUT_LENMIN 8
18013 #define MC_CMD_CAP_BLK_READ_OUT_LENMAX 248
18014 #define MC_CMD_CAP_BLK_READ_OUT_LENMAX_MCDI2 1016
18015 #define MC_CMD_CAP_BLK_READ_OUT_LEN(num) (0+8*(num))
18016 #define MC_CMD_CAP_BLK_READ_OUT_BUFFER_NUM(len) (((len)-0)/8)
18017 #define MC_CMD_CAP_BLK_READ_OUT_BUFFER_OFST 0
18018 #define MC_CMD_CAP_BLK_READ_OUT_BUFFER_LEN 8
18019 #define MC_CMD_CAP_BLK_READ_OUT_BUFFER_LO_OFST 0
18020 #define MC_CMD_CAP_BLK_READ_OUT_BUFFER_HI_OFST 4
18021 #define MC_CMD_CAP_BLK_READ_OUT_BUFFER_MINNUM 1
18022 #define MC_CMD_CAP_BLK_READ_OUT_BUFFER_MAXNUM 31
18023 #define MC_CMD_CAP_BLK_READ_OUT_BUFFER_MAXNUM_MCDI2 127
18024
18025
18026 /***********************************/
18027 /* MC_CMD_DUMP_DO
18028  * Take a dump of the DUT state
18029  */
18030 #define MC_CMD_DUMP_DO 0xe8
18031 #undef  MC_CMD_0xe8_PRIVILEGE_CTG
18032
18033 #define MC_CMD_0xe8_PRIVILEGE_CTG SRIOV_CTG_INSECURE
18034
18035 /* MC_CMD_DUMP_DO_IN msgrequest */
18036 #define MC_CMD_DUMP_DO_IN_LEN 52
18037 #define MC_CMD_DUMP_DO_IN_PADDING_OFST 0
18038 #define MC_CMD_DUMP_DO_IN_PADDING_LEN 4
18039 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_OFST 4
18040 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_LEN 4
18041 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM 0x0 /* enum */
18042 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_DEFAULT 0x1 /* enum */
18043 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_TYPE_OFST 8
18044 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_TYPE_LEN 4
18045 #define MC_CMD_DUMP_DO_IN_DUMP_LOCATION_NVRAM 0x1 /* enum */
18046 #define MC_CMD_DUMP_DO_IN_DUMP_LOCATION_HOST_MEMORY 0x2 /* enum */
18047 #define MC_CMD_DUMP_DO_IN_DUMP_LOCATION_HOST_MEMORY_MLI 0x3 /* enum */
18048 #define MC_CMD_DUMP_DO_IN_DUMP_LOCATION_UART 0x4 /* enum */
18049 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_NVRAM_PARTITION_TYPE_ID_OFST 12
18050 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_NVRAM_PARTITION_TYPE_ID_LEN 4
18051 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_NVRAM_OFFSET_OFST 16
18052 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_NVRAM_OFFSET_LEN 4
18053 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_ADDR_LO_OFST 12
18054 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_ADDR_LO_LEN 4
18055 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_ADDR_HI_OFST 16
18056 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_ADDR_HI_LEN 4
18057 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_MLI_ROOT_ADDR_LO_OFST 12
18058 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_MLI_ROOT_ADDR_LO_LEN 4
18059 #define MC_CMD_DUMP_DO_IN_HOST_MEMORY_MLI_PAGE_SIZE 0x1000 /* enum */
18060 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_MLI_ROOT_ADDR_HI_OFST 16
18061 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_MLI_ROOT_ADDR_HI_LEN 4
18062 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_MLI_DEPTH_OFST 20
18063 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_MLI_DEPTH_LEN 4
18064 #define MC_CMD_DUMP_DO_IN_HOST_MEMORY_MLI_MAX_DEPTH 0x2 /* enum */
18065 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_UART_PORT_OFST 12
18066 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_UART_PORT_LEN 4
18067 /* enum: The uart port this command was received over (if using a uart
18068  * transport)
18069  */
18070 #define MC_CMD_DUMP_DO_IN_UART_PORT_SRC 0xff
18071 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_SIZE_OFST 24
18072 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_SIZE_LEN 4
18073 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_OFST 28
18074 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_LEN 4
18075 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM 0x0 /* enum */
18076 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_NVRAM_DUMP_PARTITION 0x1 /* enum */
18077 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_TYPE_OFST 32
18078 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_TYPE_LEN 4
18079 /*            Enum values, see field(s): */
18080 /*               MC_CMD_DUMP_DO_IN/DUMPSPEC_SRC_CUSTOM_TYPE */
18081 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_NVRAM_PARTITION_TYPE_ID_OFST 36
18082 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_NVRAM_PARTITION_TYPE_ID_LEN 4
18083 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_NVRAM_OFFSET_OFST 40
18084 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_NVRAM_OFFSET_LEN 4
18085 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_ADDR_LO_OFST 36
18086 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_ADDR_LO_LEN 4
18087 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_ADDR_HI_OFST 40
18088 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_ADDR_HI_LEN 4
18089 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_MLI_ROOT_ADDR_LO_OFST 36
18090 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_MLI_ROOT_ADDR_LO_LEN 4
18091 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_MLI_ROOT_ADDR_HI_OFST 40
18092 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_MLI_ROOT_ADDR_HI_LEN 4
18093 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_MLI_DEPTH_OFST 44
18094 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_MLI_DEPTH_LEN 4
18095 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_UART_PORT_OFST 36
18096 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_UART_PORT_LEN 4
18097 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_SIZE_OFST 48
18098 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_SIZE_LEN 4
18099
18100 /* MC_CMD_DUMP_DO_OUT msgresponse */
18101 #define MC_CMD_DUMP_DO_OUT_LEN 4
18102 #define MC_CMD_DUMP_DO_OUT_DUMPFILE_SIZE_OFST 0
18103 #define MC_CMD_DUMP_DO_OUT_DUMPFILE_SIZE_LEN 4
18104
18105
18106 /***********************************/
18107 /* MC_CMD_DUMP_CONFIGURE_UNSOLICITED
18108  * Configure unsolicited dumps
18109  */
18110 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED 0xe9
18111 #undef  MC_CMD_0xe9_PRIVILEGE_CTG
18112
18113 #define MC_CMD_0xe9_PRIVILEGE_CTG SRIOV_CTG_INSECURE
18114
18115 /* MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN msgrequest */
18116 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_LEN 52
18117 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_ENABLE_OFST 0
18118 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_ENABLE_LEN 4
18119 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_OFST 4
18120 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_LEN 4
18121 /*            Enum values, see field(s): */
18122 /*               MC_CMD_DUMP_DO/MC_CMD_DUMP_DO_IN/DUMPSPEC_SRC */
18123 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_TYPE_OFST 8
18124 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_TYPE_LEN 4
18125 /*            Enum values, see field(s): */
18126 /*               MC_CMD_DUMP_DO/MC_CMD_DUMP_DO_IN/DUMPSPEC_SRC_CUSTOM_TYPE */
18127 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_NVRAM_PARTITION_TYPE_ID_OFST 12
18128 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_NVRAM_PARTITION_TYPE_ID_LEN 4
18129 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_NVRAM_OFFSET_OFST 16
18130 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_NVRAM_OFFSET_LEN 4
18131 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_ADDR_LO_OFST 12
18132 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_ADDR_LO_LEN 4
18133 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_ADDR_HI_OFST 16
18134 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_ADDR_HI_LEN 4
18135 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_MLI_ROOT_ADDR_LO_OFST 12
18136 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_MLI_ROOT_ADDR_LO_LEN 4
18137 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_MLI_ROOT_ADDR_HI_OFST 16
18138 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_MLI_ROOT_ADDR_HI_LEN 4
18139 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_MLI_DEPTH_OFST 20
18140 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_MLI_DEPTH_LEN 4
18141 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_UART_PORT_OFST 12
18142 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_UART_PORT_LEN 4
18143 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_SIZE_OFST 24
18144 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_SIZE_LEN 4
18145 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_OFST 28
18146 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_LEN 4
18147 /*            Enum values, see field(s): */
18148 /*               MC_CMD_DUMP_DO/MC_CMD_DUMP_DO_IN/DUMPFILE_DST */
18149 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_TYPE_OFST 32
18150 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_TYPE_LEN 4
18151 /*            Enum values, see field(s): */
18152 /*               MC_CMD_DUMP_DO/MC_CMD_DUMP_DO_IN/DUMPSPEC_SRC_CUSTOM_TYPE */
18153 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_NVRAM_PARTITION_TYPE_ID_OFST 36
18154 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_NVRAM_PARTITION_TYPE_ID_LEN 4
18155 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_NVRAM_OFFSET_OFST 40
18156 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_NVRAM_OFFSET_LEN 4
18157 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_ADDR_LO_OFST 36
18158 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_ADDR_LO_LEN 4
18159 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_ADDR_HI_OFST 40
18160 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_ADDR_HI_LEN 4
18161 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_MLI_ROOT_ADDR_LO_OFST 36
18162 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_MLI_ROOT_ADDR_LO_LEN 4
18163 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_MLI_ROOT_ADDR_HI_OFST 40
18164 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_MLI_ROOT_ADDR_HI_LEN 4
18165 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_MLI_DEPTH_OFST 44
18166 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_MLI_DEPTH_LEN 4
18167 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_UART_PORT_OFST 36
18168 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_UART_PORT_LEN 4
18169 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_SIZE_OFST 48
18170 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_SIZE_LEN 4
18171
18172
18173 /***********************************/
18174 /* MC_CMD_SET_PSU
18175  * Adjusts power supply parameters. This is a warranty-voiding operation.
18176  * Returns: ENOENT if the parameter or rail specified does not exist, EINVAL if
18177  * the parameter is out of range.
18178  */
18179 #define MC_CMD_SET_PSU 0xea
18180 #undef  MC_CMD_0xea_PRIVILEGE_CTG
18181
18182 #define MC_CMD_0xea_PRIVILEGE_CTG SRIOV_CTG_INSECURE
18183
18184 /* MC_CMD_SET_PSU_IN msgrequest */
18185 #define MC_CMD_SET_PSU_IN_LEN 12
18186 #define MC_CMD_SET_PSU_IN_PARAM_OFST 0
18187 #define MC_CMD_SET_PSU_IN_PARAM_LEN 4
18188 #define MC_CMD_SET_PSU_IN_PARAM_SUPPLY_VOLTAGE 0x0 /* enum */
18189 #define MC_CMD_SET_PSU_IN_RAIL_OFST 4
18190 #define MC_CMD_SET_PSU_IN_RAIL_LEN 4
18191 #define MC_CMD_SET_PSU_IN_RAIL_0V9 0x0 /* enum */
18192 #define MC_CMD_SET_PSU_IN_RAIL_1V2 0x1 /* enum */
18193 /* desired value, eg voltage in mV */
18194 #define MC_CMD_SET_PSU_IN_VALUE_OFST 8
18195 #define MC_CMD_SET_PSU_IN_VALUE_LEN 4
18196
18197 /* MC_CMD_SET_PSU_OUT msgresponse */
18198 #define MC_CMD_SET_PSU_OUT_LEN 0
18199
18200
18201 /***********************************/
18202 /* MC_CMD_GET_FUNCTION_INFO
18203  * Get function information. PF and VF number.
18204  */
18205 #define MC_CMD_GET_FUNCTION_INFO 0xec
18206 #undef  MC_CMD_0xec_PRIVILEGE_CTG
18207
18208 #define MC_CMD_0xec_PRIVILEGE_CTG SRIOV_CTG_GENERAL
18209
18210 /* MC_CMD_GET_FUNCTION_INFO_IN msgrequest */
18211 #define MC_CMD_GET_FUNCTION_INFO_IN_LEN 0
18212
18213 /* MC_CMD_GET_FUNCTION_INFO_OUT msgresponse */
18214 #define MC_CMD_GET_FUNCTION_INFO_OUT_LEN 8
18215 #define MC_CMD_GET_FUNCTION_INFO_OUT_PF_OFST 0
18216 #define MC_CMD_GET_FUNCTION_INFO_OUT_PF_LEN 4
18217 #define MC_CMD_GET_FUNCTION_INFO_OUT_VF_OFST 4
18218 #define MC_CMD_GET_FUNCTION_INFO_OUT_VF_LEN 4
18219
18220
18221 /***********************************/
18222 /* MC_CMD_ENABLE_OFFLINE_BIST
18223  * Enters offline BIST mode. All queues are torn down, chip enters quiescent
18224  * mode, calling function gets exclusive MCDI ownership. The only way out is
18225  * reboot.
18226  */
18227 #define MC_CMD_ENABLE_OFFLINE_BIST 0xed
18228 #undef  MC_CMD_0xed_PRIVILEGE_CTG
18229
18230 #define MC_CMD_0xed_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
18231
18232 /* MC_CMD_ENABLE_OFFLINE_BIST_IN msgrequest */
18233 #define MC_CMD_ENABLE_OFFLINE_BIST_IN_LEN 0
18234
18235 /* MC_CMD_ENABLE_OFFLINE_BIST_OUT msgresponse */
18236 #define MC_CMD_ENABLE_OFFLINE_BIST_OUT_LEN 0
18237
18238
18239 /***********************************/
18240 /* MC_CMD_UART_SEND_DATA
18241  * Send checksummed[sic] block of data over the uart. Response is a placeholder
18242  * should we wish to make this reliable; currently requests are fire-and-
18243  * forget.
18244  */
18245 #define MC_CMD_UART_SEND_DATA 0xee
18246 #undef  MC_CMD_0xee_PRIVILEGE_CTG
18247
18248 #define MC_CMD_0xee_PRIVILEGE_CTG SRIOV_CTG_GENERAL
18249
18250 /* MC_CMD_UART_SEND_DATA_OUT msgrequest */
18251 #define MC_CMD_UART_SEND_DATA_OUT_LENMIN 16
18252 #define MC_CMD_UART_SEND_DATA_OUT_LENMAX 252
18253 #define MC_CMD_UART_SEND_DATA_OUT_LENMAX_MCDI2 1020
18254 #define MC_CMD_UART_SEND_DATA_OUT_LEN(num) (16+1*(num))
18255 #define MC_CMD_UART_SEND_DATA_OUT_DATA_NUM(len) (((len)-16)/1)
18256 /* CRC32 over OFFSET, LENGTH, RESERVED, DATA */
18257 #define MC_CMD_UART_SEND_DATA_OUT_CHECKSUM_OFST 0
18258 #define MC_CMD_UART_SEND_DATA_OUT_CHECKSUM_LEN 4
18259 /* Offset at which to write the data */
18260 #define MC_CMD_UART_SEND_DATA_OUT_OFFSET_OFST 4
18261 #define MC_CMD_UART_SEND_DATA_OUT_OFFSET_LEN 4
18262 /* Length of data */
18263 #define MC_CMD_UART_SEND_DATA_OUT_LENGTH_OFST 8
18264 #define MC_CMD_UART_SEND_DATA_OUT_LENGTH_LEN 4
18265 /* Reserved for future use */
18266 #define MC_CMD_UART_SEND_DATA_OUT_RESERVED_OFST 12
18267 #define MC_CMD_UART_SEND_DATA_OUT_RESERVED_LEN 4
18268 #define MC_CMD_UART_SEND_DATA_OUT_DATA_OFST 16
18269 #define MC_CMD_UART_SEND_DATA_OUT_DATA_LEN 1
18270 #define MC_CMD_UART_SEND_DATA_OUT_DATA_MINNUM 0
18271 #define MC_CMD_UART_SEND_DATA_OUT_DATA_MAXNUM 236
18272 #define MC_CMD_UART_SEND_DATA_OUT_DATA_MAXNUM_MCDI2 1004
18273
18274 /* MC_CMD_UART_SEND_DATA_IN msgresponse */
18275 #define MC_CMD_UART_SEND_DATA_IN_LEN 0
18276
18277
18278 /***********************************/
18279 /* MC_CMD_UART_RECV_DATA
18280  * Request checksummed[sic] block of data over the uart. Only a placeholder,
18281  * subject to change and not currently implemented.
18282  */
18283 #define MC_CMD_UART_RECV_DATA 0xef
18284 #undef  MC_CMD_0xef_PRIVILEGE_CTG
18285
18286 #define MC_CMD_0xef_PRIVILEGE_CTG SRIOV_CTG_GENERAL
18287
18288 /* MC_CMD_UART_RECV_DATA_OUT msgrequest */
18289 #define MC_CMD_UART_RECV_DATA_OUT_LEN 16
18290 /* CRC32 over OFFSET, LENGTH, RESERVED */
18291 #define MC_CMD_UART_RECV_DATA_OUT_CHECKSUM_OFST 0
18292 #define MC_CMD_UART_RECV_DATA_OUT_CHECKSUM_LEN 4
18293 /* Offset from which to read the data */
18294 #define MC_CMD_UART_RECV_DATA_OUT_OFFSET_OFST 4
18295 #define MC_CMD_UART_RECV_DATA_OUT_OFFSET_LEN 4
18296 /* Length of data */
18297 #define MC_CMD_UART_RECV_DATA_OUT_LENGTH_OFST 8
18298 #define MC_CMD_UART_RECV_DATA_OUT_LENGTH_LEN 4
18299 /* Reserved for future use */
18300 #define MC_CMD_UART_RECV_DATA_OUT_RESERVED_OFST 12
18301 #define MC_CMD_UART_RECV_DATA_OUT_RESERVED_LEN 4
18302
18303 /* MC_CMD_UART_RECV_DATA_IN msgresponse */
18304 #define MC_CMD_UART_RECV_DATA_IN_LENMIN 16
18305 #define MC_CMD_UART_RECV_DATA_IN_LENMAX 252
18306 #define MC_CMD_UART_RECV_DATA_IN_LENMAX_MCDI2 1020
18307 #define MC_CMD_UART_RECV_DATA_IN_LEN(num) (16+1*(num))
18308 #define MC_CMD_UART_RECV_DATA_IN_DATA_NUM(len) (((len)-16)/1)
18309 /* CRC32 over RESERVED1, RESERVED2, RESERVED3, DATA */
18310 #define MC_CMD_UART_RECV_DATA_IN_CHECKSUM_OFST 0
18311 #define MC_CMD_UART_RECV_DATA_IN_CHECKSUM_LEN 4
18312 /* Offset at which to write the data */
18313 #define MC_CMD_UART_RECV_DATA_IN_RESERVED1_OFST 4
18314 #define MC_CMD_UART_RECV_DATA_IN_RESERVED1_LEN 4
18315 /* Length of data */
18316 #define MC_CMD_UART_RECV_DATA_IN_RESERVED2_OFST 8
18317 #define MC_CMD_UART_RECV_DATA_IN_RESERVED2_LEN 4
18318 /* Reserved for future use */
18319 #define MC_CMD_UART_RECV_DATA_IN_RESERVED3_OFST 12
18320 #define MC_CMD_UART_RECV_DATA_IN_RESERVED3_LEN 4
18321 #define MC_CMD_UART_RECV_DATA_IN_DATA_OFST 16
18322 #define MC_CMD_UART_RECV_DATA_IN_DATA_LEN 1
18323 #define MC_CMD_UART_RECV_DATA_IN_DATA_MINNUM 0
18324 #define MC_CMD_UART_RECV_DATA_IN_DATA_MAXNUM 236
18325 #define MC_CMD_UART_RECV_DATA_IN_DATA_MAXNUM_MCDI2 1004
18326
18327
18328 /***********************************/
18329 /* MC_CMD_READ_FUSES
18330  * Read data programmed into the device One-Time-Programmable (OTP) Fuses
18331  */
18332 #define MC_CMD_READ_FUSES 0xf0
18333 #undef  MC_CMD_0xf0_PRIVILEGE_CTG
18334
18335 #define MC_CMD_0xf0_PRIVILEGE_CTG SRIOV_CTG_INSECURE
18336
18337 /* MC_CMD_READ_FUSES_IN msgrequest */
18338 #define MC_CMD_READ_FUSES_IN_LEN 8
18339 /* Offset in OTP to read */
18340 #define MC_CMD_READ_FUSES_IN_OFFSET_OFST 0
18341 #define MC_CMD_READ_FUSES_IN_OFFSET_LEN 4
18342 /* Length of data to read in bytes */
18343 #define MC_CMD_READ_FUSES_IN_LENGTH_OFST 4
18344 #define MC_CMD_READ_FUSES_IN_LENGTH_LEN 4
18345
18346 /* MC_CMD_READ_FUSES_OUT msgresponse */
18347 #define MC_CMD_READ_FUSES_OUT_LENMIN 4
18348 #define MC_CMD_READ_FUSES_OUT_LENMAX 252
18349 #define MC_CMD_READ_FUSES_OUT_LENMAX_MCDI2 1020
18350 #define MC_CMD_READ_FUSES_OUT_LEN(num) (4+1*(num))
18351 #define MC_CMD_READ_FUSES_OUT_DATA_NUM(len) (((len)-4)/1)
18352 /* Length of returned OTP data in bytes */
18353 #define MC_CMD_READ_FUSES_OUT_LENGTH_OFST 0
18354 #define MC_CMD_READ_FUSES_OUT_LENGTH_LEN 4
18355 /* Returned data */
18356 #define MC_CMD_READ_FUSES_OUT_DATA_OFST 4
18357 #define MC_CMD_READ_FUSES_OUT_DATA_LEN 1
18358 #define MC_CMD_READ_FUSES_OUT_DATA_MINNUM 0
18359 #define MC_CMD_READ_FUSES_OUT_DATA_MAXNUM 248
18360 #define MC_CMD_READ_FUSES_OUT_DATA_MAXNUM_MCDI2 1016
18361
18362
18363 /***********************************/
18364 /* MC_CMD_KR_TUNE
18365  * Get or set KR Serdes RXEQ and TX Driver settings
18366  */
18367 #define MC_CMD_KR_TUNE 0xf1
18368 #undef  MC_CMD_0xf1_PRIVILEGE_CTG
18369
18370 #define MC_CMD_0xf1_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
18371
18372 /* MC_CMD_KR_TUNE_IN msgrequest */
18373 #define MC_CMD_KR_TUNE_IN_LENMIN 4
18374 #define MC_CMD_KR_TUNE_IN_LENMAX 252
18375 #define MC_CMD_KR_TUNE_IN_LENMAX_MCDI2 1020
18376 #define MC_CMD_KR_TUNE_IN_LEN(num) (4+4*(num))
18377 #define MC_CMD_KR_TUNE_IN_KR_TUNE_ARGS_NUM(len) (((len)-4)/4)
18378 /* Requested operation */
18379 #define MC_CMD_KR_TUNE_IN_KR_TUNE_OP_OFST 0
18380 #define MC_CMD_KR_TUNE_IN_KR_TUNE_OP_LEN 1
18381 /* enum: Get current RXEQ settings */
18382 #define MC_CMD_KR_TUNE_IN_RXEQ_GET 0x0
18383 /* enum: Override RXEQ settings */
18384 #define MC_CMD_KR_TUNE_IN_RXEQ_SET 0x1
18385 /* enum: Get current TX Driver settings */
18386 #define MC_CMD_KR_TUNE_IN_TXEQ_GET 0x2
18387 /* enum: Override TX Driver settings */
18388 #define MC_CMD_KR_TUNE_IN_TXEQ_SET 0x3
18389 /* enum: Force KR Serdes reset / recalibration */
18390 #define MC_CMD_KR_TUNE_IN_RECAL 0x4
18391 /* enum: Start KR Serdes Eye diagram plot on a given lane. Lane must have valid
18392  * signal.
18393  */
18394 #define MC_CMD_KR_TUNE_IN_START_EYE_PLOT 0x5
18395 /* enum: Poll KR Serdes Eye diagram plot. Returns one row of BER data. The
18396  * caller should call this command repeatedly after starting eye plot, until no
18397  * more data is returned.
18398  */
18399 #define MC_CMD_KR_TUNE_IN_POLL_EYE_PLOT 0x6
18400 /* enum: Read Figure Of Merit (eye quality, higher is better). */
18401 #define MC_CMD_KR_TUNE_IN_READ_FOM 0x7
18402 /* enum: Start/stop link training frames */
18403 #define MC_CMD_KR_TUNE_IN_LINK_TRAIN_RUN 0x8
18404 /* enum: Issue KR link training command (control training coefficients) */
18405 #define MC_CMD_KR_TUNE_IN_LINK_TRAIN_CMD 0x9
18406 /* Align the arguments to 32 bits */
18407 #define MC_CMD_KR_TUNE_IN_KR_TUNE_RSVD_OFST 1
18408 #define MC_CMD_KR_TUNE_IN_KR_TUNE_RSVD_LEN 3
18409 /* Arguments specific to the operation */
18410 #define MC_CMD_KR_TUNE_IN_KR_TUNE_ARGS_OFST 4
18411 #define MC_CMD_KR_TUNE_IN_KR_TUNE_ARGS_LEN 4
18412 #define MC_CMD_KR_TUNE_IN_KR_TUNE_ARGS_MINNUM 0
18413 #define MC_CMD_KR_TUNE_IN_KR_TUNE_ARGS_MAXNUM 62
18414 #define MC_CMD_KR_TUNE_IN_KR_TUNE_ARGS_MAXNUM_MCDI2 254
18415
18416 /* MC_CMD_KR_TUNE_OUT msgresponse */
18417 #define MC_CMD_KR_TUNE_OUT_LEN 0
18418
18419 /* MC_CMD_KR_TUNE_RXEQ_GET_IN msgrequest */
18420 #define MC_CMD_KR_TUNE_RXEQ_GET_IN_LEN 4
18421 /* Requested operation */
18422 #define MC_CMD_KR_TUNE_RXEQ_GET_IN_KR_TUNE_OP_OFST 0
18423 #define MC_CMD_KR_TUNE_RXEQ_GET_IN_KR_TUNE_OP_LEN 1
18424 /* Align the arguments to 32 bits */
18425 #define MC_CMD_KR_TUNE_RXEQ_GET_IN_KR_TUNE_RSVD_OFST 1
18426 #define MC_CMD_KR_TUNE_RXEQ_GET_IN_KR_TUNE_RSVD_LEN 3
18427
18428 /* MC_CMD_KR_TUNE_RXEQ_GET_OUT msgresponse */
18429 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_LENMIN 4
18430 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_LENMAX 252
18431 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_LENMAX_MCDI2 1020
18432 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_LEN(num) (0+4*(num))
18433 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_PARAM_NUM(len) (((len)-0)/4)
18434 /* RXEQ Parameter */
18435 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_PARAM_OFST 0
18436 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_PARAM_LEN 4
18437 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_PARAM_MINNUM 1
18438 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_PARAM_MAXNUM 63
18439 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_PARAM_MAXNUM_MCDI2 255
18440 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_PARAM_ID_OFST 0
18441 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_PARAM_ID_LBN 0
18442 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_PARAM_ID_WIDTH 8
18443 /* enum: Attenuation (0-15, Huntington) */
18444 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_ATT 0x0
18445 /* enum: CTLE Boost (0-15, Huntington) */
18446 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_BOOST 0x1
18447 /* enum: Edge DFE Tap1 (Huntington - 0 - max negative, 64 - zero, 127 - max
18448  * positive, Medford - 0-31)
18449  */
18450 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_EDFE_TAP1 0x2
18451 /* enum: Edge DFE Tap2 (Huntington - 0 - max negative, 32 - zero, 63 - max
18452  * positive, Medford - 0-31)
18453  */
18454 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_EDFE_TAP2 0x3
18455 /* enum: Edge DFE Tap3 (Huntington - 0 - max negative, 32 - zero, 63 - max
18456  * positive, Medford - 0-16)
18457  */
18458 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_EDFE_TAP3 0x4
18459 /* enum: Edge DFE Tap4 (Huntington - 0 - max negative, 32 - zero, 63 - max
18460  * positive, Medford - 0-16)
18461  */
18462 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_EDFE_TAP4 0x5
18463 /* enum: Edge DFE Tap5 (Huntington - 0 - max negative, 32 - zero, 63 - max
18464  * positive, Medford - 0-16)
18465  */
18466 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_EDFE_TAP5 0x6
18467 /* enum: Edge DFE DLEV (0-128 for Medford) */
18468 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_EDFE_DLEV 0x7
18469 /* enum: Variable Gain Amplifier (0-15, Medford) */
18470 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_VGA 0x8
18471 /* enum: CTLE EQ Capacitor (0-15, Medford) */
18472 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_CTLE_EQC 0x9
18473 /* enum: CTLE EQ Resistor (0-7, Medford) */
18474 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_CTLE_EQRES 0xa
18475 /* enum: CTLE gain (0-31, Medford2) */
18476 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_CTLE_GAIN 0xb
18477 /* enum: CTLE pole (0-31, Medford2) */
18478 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_CTLE_POLE 0xc
18479 /* enum: CTLE peaking (0-31, Medford2) */
18480 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_CTLE_PEAK 0xd
18481 /* enum: DFE Tap1 - even path (Medford2 - 6 bit signed (-29 - +29)) */
18482 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP1_EVEN 0xe
18483 /* enum: DFE Tap1 - odd path (Medford2 - 6 bit signed (-29 - +29)) */
18484 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP1_ODD 0xf
18485 /* enum: DFE Tap2 (Medford2 - 6 bit signed (-20 - +20)) */
18486 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP2 0x10
18487 /* enum: DFE Tap3 (Medford2 - 6 bit signed (-20 - +20)) */
18488 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP3 0x11
18489 /* enum: DFE Tap4 (Medford2 - 6 bit signed (-20 - +20)) */
18490 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP4 0x12
18491 /* enum: DFE Tap5 (Medford2 - 6 bit signed (-24 - +24)) */
18492 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP5 0x13
18493 /* enum: DFE Tap6 (Medford2 - 6 bit signed (-24 - +24)) */
18494 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP6 0x14
18495 /* enum: DFE Tap7 (Medford2 - 6 bit signed (-24 - +24)) */
18496 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP7 0x15
18497 /* enum: DFE Tap8 (Medford2 - 6 bit signed (-24 - +24)) */
18498 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP8 0x16
18499 /* enum: DFE Tap9 (Medford2 - 6 bit signed (-24 - +24)) */
18500 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP9 0x17
18501 /* enum: DFE Tap10 (Medford2 - 6 bit signed (-24 - +24)) */
18502 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP10 0x18
18503 /* enum: DFE Tap11 (Medford2 - 6 bit signed (-24 - +24)) */
18504 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP11 0x19
18505 /* enum: DFE Tap12 (Medford2 - 6 bit signed (-24 - +24)) */
18506 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP12 0x1a
18507 /* enum: I/Q clk offset (Medford2 - 4 bit signed (-5 - +5))) */
18508 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_IQ_OFF 0x1b
18509 /* enum: Negative h1 polarity data sampler offset calibration code, even path
18510  * (Medford2 - 6 bit signed (-29 - +29)))
18511  */
18512 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_H1N_OFF_EVEN 0x1c
18513 /* enum: Negative h1 polarity data sampler offset calibration code, odd path
18514  * (Medford2 - 6 bit signed (-29 - +29)))
18515  */
18516 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_H1N_OFF_ODD 0x1d
18517 /* enum: Positive h1 polarity data sampler offset calibration code, even path
18518  * (Medford2 - 6 bit signed (-29 - +29)))
18519  */
18520 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_H1P_OFF_EVEN 0x1e
18521 /* enum: Positive h1 polarity data sampler offset calibration code, odd path
18522  * (Medford2 - 6 bit signed (-29 - +29)))
18523  */
18524 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_H1P_OFF_ODD 0x1f
18525 /* enum: CDR calibration loop code (Medford2) */
18526 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_CDR_PVT 0x20
18527 /* enum: CDR integral loop code (Medford2) */
18528 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_CDR_INTEG 0x21
18529 /* enum: CTLE Boost stages - retimer lineside (Medford2 with DS250x retimer - 4
18530  * stages, 2 bits per stage)
18531  */
18532 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_BOOST_RT_LS 0x22
18533 /* enum: DFE Tap1 - retimer lineside (Medford2 with DS250x retimer (-31 - 31))
18534  */
18535 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP1_RT_LS 0x23
18536 /* enum: DFE Tap2 - retimer lineside (Medford2 with DS250x retimer (-15 - 15))
18537  */
18538 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP2_RT_LS 0x24
18539 /* enum: DFE Tap3 - retimer lineside (Medford2 with DS250x retimer (-15 - 15))
18540  */
18541 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP3_RT_LS 0x25
18542 /* enum: DFE Tap4 - retimer lineside (Medford2 with DS250x retimer (-15 - 15))
18543  */
18544 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP4_RT_LS 0x26
18545 /* enum: DFE Tap5 - retimer lineside (Medford2 with DS250x retimer (-15 - 15))
18546  */
18547 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP5_RT_LS 0x27
18548 /* enum: CTLE Boost stages - retimer hostside (Medford2 with DS250x retimer - 4
18549  * stages, 2 bits per stage)
18550  */
18551 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_BOOST_RT_HS 0x28
18552 /* enum: DFE Tap1 - retimer hostside (Medford2 with DS250x retimer (-31 - 31))
18553  */
18554 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP1_RT_HS 0x29
18555 /* enum: DFE Tap2 - retimer hostside (Medford2 with DS250x retimer (-15 - 15))
18556  */
18557 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP2_RT_HS 0x2a
18558 /* enum: DFE Tap3 - retimer hostside (Medford2 with DS250x retimer (-15 - 15))
18559  */
18560 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP3_RT_HS 0x2b
18561 /* enum: DFE Tap4 - retimer hostside (Medford2 with DS250x retimer (-15 - 15))
18562  */
18563 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP4_RT_HS 0x2c
18564 /* enum: DFE Tap5 - retimer hostside (Medford2 with DS250x retimer (-15 - 15))
18565  */
18566 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP5_RT_HS 0x2d
18567 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_PARAM_LANE_OFST 0
18568 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_PARAM_LANE_LBN 8
18569 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_PARAM_LANE_WIDTH 3
18570 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_LANE_0 0x0 /* enum */
18571 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_LANE_1 0x1 /* enum */
18572 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_LANE_2 0x2 /* enum */
18573 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_LANE_3 0x3 /* enum */
18574 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_LANE_ALL 0x4 /* enum */
18575 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_PARAM_AUTOCAL_OFST 0
18576 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_PARAM_AUTOCAL_LBN 11
18577 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_PARAM_AUTOCAL_WIDTH 1
18578 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_RESERVED_OFST 0
18579 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_RESERVED_LBN 12
18580 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_RESERVED_WIDTH 4
18581 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_PARAM_INITIAL_OFST 0
18582 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_PARAM_INITIAL_LBN 16
18583 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_PARAM_INITIAL_WIDTH 8
18584 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_PARAM_CURRENT_OFST 0
18585 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_PARAM_CURRENT_LBN 24
18586 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_PARAM_CURRENT_WIDTH 8
18587
18588 /* MC_CMD_KR_TUNE_RXEQ_SET_IN msgrequest */
18589 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_LENMIN 8
18590 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_LENMAX 252
18591 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_LENMAX_MCDI2 1020
18592 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_LEN(num) (4+4*(num))
18593 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_PARAM_NUM(len) (((len)-4)/4)
18594 /* Requested operation */
18595 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_KR_TUNE_OP_OFST 0
18596 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_KR_TUNE_OP_LEN 1
18597 /* Align the arguments to 32 bits */
18598 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_KR_TUNE_RSVD_OFST 1
18599 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_KR_TUNE_RSVD_LEN 3
18600 /* RXEQ Parameter */
18601 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_PARAM_OFST 4
18602 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_PARAM_LEN 4
18603 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_PARAM_MINNUM 1
18604 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_PARAM_MAXNUM 62
18605 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_PARAM_MAXNUM_MCDI2 254
18606 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_PARAM_ID_OFST 4
18607 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_PARAM_ID_LBN 0
18608 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_PARAM_ID_WIDTH 8
18609 /*             Enum values, see field(s): */
18610 /*                MC_CMD_KR_TUNE_RXEQ_GET_OUT/PARAM_ID */
18611 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_PARAM_LANE_OFST 4
18612 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_PARAM_LANE_LBN 8
18613 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_PARAM_LANE_WIDTH 3
18614 /*             Enum values, see field(s): */
18615 /*                MC_CMD_KR_TUNE_RXEQ_GET_OUT/PARAM_LANE */
18616 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_PARAM_AUTOCAL_OFST 4
18617 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_PARAM_AUTOCAL_LBN 11
18618 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_PARAM_AUTOCAL_WIDTH 1
18619 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_RESERVED_OFST 4
18620 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_RESERVED_LBN 12
18621 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_RESERVED_WIDTH 4
18622 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_PARAM_INITIAL_OFST 4
18623 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_PARAM_INITIAL_LBN 16
18624 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_PARAM_INITIAL_WIDTH 8
18625 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_RESERVED2_OFST 4
18626 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_RESERVED2_LBN 24
18627 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_RESERVED2_WIDTH 8
18628
18629 /* MC_CMD_KR_TUNE_RXEQ_SET_OUT msgresponse */
18630 #define MC_CMD_KR_TUNE_RXEQ_SET_OUT_LEN 0
18631
18632 /* MC_CMD_KR_TUNE_TXEQ_GET_IN msgrequest */
18633 #define MC_CMD_KR_TUNE_TXEQ_GET_IN_LEN 4
18634 /* Requested operation */
18635 #define MC_CMD_KR_TUNE_TXEQ_GET_IN_KR_TUNE_OP_OFST 0
18636 #define MC_CMD_KR_TUNE_TXEQ_GET_IN_KR_TUNE_OP_LEN 1
18637 /* Align the arguments to 32 bits */
18638 #define MC_CMD_KR_TUNE_TXEQ_GET_IN_KR_TUNE_RSVD_OFST 1
18639 #define MC_CMD_KR_TUNE_TXEQ_GET_IN_KR_TUNE_RSVD_LEN 3
18640
18641 /* MC_CMD_KR_TUNE_TXEQ_GET_OUT msgresponse */
18642 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_LENMIN 4
18643 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_LENMAX 252
18644 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_LENMAX_MCDI2 1020
18645 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_LEN(num) (0+4*(num))
18646 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_PARAM_NUM(len) (((len)-0)/4)
18647 /* TXEQ Parameter */
18648 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_PARAM_OFST 0
18649 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_PARAM_LEN 4
18650 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_PARAM_MINNUM 1
18651 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_PARAM_MAXNUM 63
18652 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_PARAM_MAXNUM_MCDI2 255
18653 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_PARAM_ID_OFST 0
18654 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_PARAM_ID_LBN 0
18655 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_PARAM_ID_WIDTH 8
18656 /* enum: TX Amplitude (Huntington, Medford, Medford2) */
18657 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_TX_LEV 0x0
18658 /* enum: De-Emphasis Tap1 Magnitude (0-7) (Huntington) */
18659 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_TX_MODE 0x1
18660 /* enum: De-Emphasis Tap1 Fine */
18661 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_TX_DTLEV 0x2
18662 /* enum: De-Emphasis Tap2 Magnitude (0-6) (Huntington) */
18663 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_TX_D2 0x3
18664 /* enum: De-Emphasis Tap2 Fine (Huntington) */
18665 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_TX_D2TLEV 0x4
18666 /* enum: Pre-Emphasis Magnitude (Huntington) */
18667 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_TX_E 0x5
18668 /* enum: Pre-Emphasis Fine (Huntington) */
18669 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_TX_ETLEV 0x6
18670 /* enum: TX Slew Rate Coarse control (Huntington) */
18671 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_TX_PREDRV_DLY 0x7
18672 /* enum: TX Slew Rate Fine control (Huntington) */
18673 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_TX_SR_SET 0x8
18674 /* enum: TX Termination Impedance control (Huntington) */
18675 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_TX_RT_SET 0x9
18676 /* enum: TX Amplitude Fine control (Medford) */
18677 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_TX_LEV_FINE 0xa
18678 /* enum: Pre-cursor Tap (Medford, Medford2) */
18679 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_TAP_ADV 0xb
18680 /* enum: Post-cursor Tap (Medford, Medford2) */
18681 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_TAP_DLY 0xc
18682 /* enum: TX Amplitude (Retimer Lineside) */
18683 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_TX_LEV_RT_LS 0xd
18684 /* enum: Pre-cursor Tap (Retimer Lineside) */
18685 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_TAP_ADV_RT_LS 0xe
18686 /* enum: Post-cursor Tap (Retimer Lineside) */
18687 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_TAP_DLY_RT_LS 0xf
18688 /* enum: TX Amplitude (Retimer Hostside) */
18689 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_TX_LEV_RT_HS 0x10
18690 /* enum: Pre-cursor Tap (Retimer Hostside) */
18691 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_TAP_ADV_RT_HS 0x11
18692 /* enum: Post-cursor Tap (Retimer Hostside) */
18693 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_TAP_DLY_RT_HS 0x12
18694 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_PARAM_LANE_OFST 0
18695 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_PARAM_LANE_LBN 8
18696 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_PARAM_LANE_WIDTH 3
18697 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_LANE_0 0x0 /* enum */
18698 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_LANE_1 0x1 /* enum */
18699 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_LANE_2 0x2 /* enum */
18700 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_LANE_3 0x3 /* enum */
18701 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_LANE_ALL 0x4 /* enum */
18702 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_RESERVED_OFST 0
18703 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_RESERVED_LBN 11
18704 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_RESERVED_WIDTH 5
18705 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_PARAM_INITIAL_OFST 0
18706 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_PARAM_INITIAL_LBN 16
18707 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_PARAM_INITIAL_WIDTH 8
18708 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_RESERVED2_OFST 0
18709 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_RESERVED2_LBN 24
18710 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_RESERVED2_WIDTH 8
18711
18712 /* MC_CMD_KR_TUNE_TXEQ_SET_IN msgrequest */
18713 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_LENMIN 8
18714 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_LENMAX 252
18715 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_LENMAX_MCDI2 1020
18716 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_LEN(num) (4+4*(num))
18717 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_PARAM_NUM(len) (((len)-4)/4)
18718 /* Requested operation */
18719 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_KR_TUNE_OP_OFST 0
18720 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_KR_TUNE_OP_LEN 1
18721 /* Align the arguments to 32 bits */
18722 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_KR_TUNE_RSVD_OFST 1
18723 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_KR_TUNE_RSVD_LEN 3
18724 /* TXEQ Parameter */
18725 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_PARAM_OFST 4
18726 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_PARAM_LEN 4
18727 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_PARAM_MINNUM 1
18728 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_PARAM_MAXNUM 62
18729 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_PARAM_MAXNUM_MCDI2 254
18730 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_PARAM_ID_OFST 4
18731 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_PARAM_ID_LBN 0
18732 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_PARAM_ID_WIDTH 8
18733 /*             Enum values, see field(s): */
18734 /*                MC_CMD_KR_TUNE_TXEQ_GET_OUT/PARAM_ID */
18735 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_PARAM_LANE_OFST 4
18736 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_PARAM_LANE_LBN 8
18737 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_PARAM_LANE_WIDTH 3
18738 /*             Enum values, see field(s): */
18739 /*                MC_CMD_KR_TUNE_TXEQ_GET_OUT/PARAM_LANE */
18740 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_RESERVED_OFST 4
18741 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_RESERVED_LBN 11
18742 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_RESERVED_WIDTH 5
18743 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_PARAM_INITIAL_OFST 4
18744 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_PARAM_INITIAL_LBN 16
18745 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_PARAM_INITIAL_WIDTH 8
18746 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_RESERVED2_OFST 4
18747 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_RESERVED2_LBN 24
18748 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_RESERVED2_WIDTH 8
18749
18750 /* MC_CMD_KR_TUNE_TXEQ_SET_OUT msgresponse */
18751 #define MC_CMD_KR_TUNE_TXEQ_SET_OUT_LEN 0
18752
18753 /* MC_CMD_KR_TUNE_RECAL_IN msgrequest */
18754 #define MC_CMD_KR_TUNE_RECAL_IN_LEN 4
18755 /* Requested operation */
18756 #define MC_CMD_KR_TUNE_RECAL_IN_KR_TUNE_OP_OFST 0
18757 #define MC_CMD_KR_TUNE_RECAL_IN_KR_TUNE_OP_LEN 1
18758 /* Align the arguments to 32 bits */
18759 #define MC_CMD_KR_TUNE_RECAL_IN_KR_TUNE_RSVD_OFST 1
18760 #define MC_CMD_KR_TUNE_RECAL_IN_KR_TUNE_RSVD_LEN 3
18761
18762 /* MC_CMD_KR_TUNE_RECAL_OUT msgresponse */
18763 #define MC_CMD_KR_TUNE_RECAL_OUT_LEN 0
18764
18765 /* MC_CMD_KR_TUNE_START_EYE_PLOT_IN msgrequest */
18766 #define MC_CMD_KR_TUNE_START_EYE_PLOT_IN_LEN 8
18767 /* Requested operation */
18768 #define MC_CMD_KR_TUNE_START_EYE_PLOT_IN_KR_TUNE_OP_OFST 0
18769 #define MC_CMD_KR_TUNE_START_EYE_PLOT_IN_KR_TUNE_OP_LEN 1
18770 /* Align the arguments to 32 bits */
18771 #define MC_CMD_KR_TUNE_START_EYE_PLOT_IN_KR_TUNE_RSVD_OFST 1
18772 #define MC_CMD_KR_TUNE_START_EYE_PLOT_IN_KR_TUNE_RSVD_LEN 3
18773 /* Port-relative lane to scan eye on */
18774 #define MC_CMD_KR_TUNE_START_EYE_PLOT_IN_LANE_OFST 4
18775 #define MC_CMD_KR_TUNE_START_EYE_PLOT_IN_LANE_LEN 4
18776
18777 /* MC_CMD_KR_TUNE_START_EYE_PLOT_V2_IN msgrequest */
18778 #define MC_CMD_KR_TUNE_START_EYE_PLOT_V2_IN_LEN 12
18779 /* Requested operation */
18780 #define MC_CMD_KR_TUNE_START_EYE_PLOT_V2_IN_KR_TUNE_OP_OFST 0
18781 #define MC_CMD_KR_TUNE_START_EYE_PLOT_V2_IN_KR_TUNE_OP_LEN 1
18782 /* Align the arguments to 32 bits */
18783 #define MC_CMD_KR_TUNE_START_EYE_PLOT_V2_IN_KR_TUNE_RSVD_OFST 1
18784 #define MC_CMD_KR_TUNE_START_EYE_PLOT_V2_IN_KR_TUNE_RSVD_LEN 3
18785 #define MC_CMD_KR_TUNE_START_EYE_PLOT_V2_IN_LANE_OFST 4
18786 #define MC_CMD_KR_TUNE_START_EYE_PLOT_V2_IN_LANE_LEN 4
18787 #define MC_CMD_KR_TUNE_START_EYE_PLOT_V2_IN_LANE_NUM_OFST 4
18788 #define MC_CMD_KR_TUNE_START_EYE_PLOT_V2_IN_LANE_NUM_LBN 0
18789 #define MC_CMD_KR_TUNE_START_EYE_PLOT_V2_IN_LANE_NUM_WIDTH 8
18790 #define MC_CMD_KR_TUNE_START_EYE_PLOT_V2_IN_LANE_ABS_REL_OFST 4
18791 #define MC_CMD_KR_TUNE_START_EYE_PLOT_V2_IN_LANE_ABS_REL_LBN 31
18792 #define MC_CMD_KR_TUNE_START_EYE_PLOT_V2_IN_LANE_ABS_REL_WIDTH 1
18793 /* Scan duration / cycle count */
18794 #define MC_CMD_KR_TUNE_START_EYE_PLOT_V2_IN_BER_OFST 8
18795 #define MC_CMD_KR_TUNE_START_EYE_PLOT_V2_IN_BER_LEN 4
18796
18797 /* MC_CMD_KR_TUNE_START_EYE_PLOT_OUT msgresponse */
18798 #define MC_CMD_KR_TUNE_START_EYE_PLOT_OUT_LEN 0
18799
18800 /* MC_CMD_KR_TUNE_POLL_EYE_PLOT_IN msgrequest */
18801 #define MC_CMD_KR_TUNE_POLL_EYE_PLOT_IN_LEN 4
18802 /* Requested operation */
18803 #define MC_CMD_KR_TUNE_POLL_EYE_PLOT_IN_KR_TUNE_OP_OFST 0
18804 #define MC_CMD_KR_TUNE_POLL_EYE_PLOT_IN_KR_TUNE_OP_LEN 1
18805 /* Align the arguments to 32 bits */
18806 #define MC_CMD_KR_TUNE_POLL_EYE_PLOT_IN_KR_TUNE_RSVD_OFST 1
18807 #define MC_CMD_KR_TUNE_POLL_EYE_PLOT_IN_KR_TUNE_RSVD_LEN 3
18808
18809 /* MC_CMD_KR_TUNE_POLL_EYE_PLOT_OUT msgresponse */
18810 #define MC_CMD_KR_TUNE_POLL_EYE_PLOT_OUT_LENMIN 0
18811 #define MC_CMD_KR_TUNE_POLL_EYE_PLOT_OUT_LENMAX 252
18812 #define MC_CMD_KR_TUNE_POLL_EYE_PLOT_OUT_LENMAX_MCDI2 1020
18813 #define MC_CMD_KR_TUNE_POLL_EYE_PLOT_OUT_LEN(num) (0+2*(num))
18814 #define MC_CMD_KR_TUNE_POLL_EYE_PLOT_OUT_SAMPLES_NUM(len) (((len)-0)/2)
18815 #define MC_CMD_KR_TUNE_POLL_EYE_PLOT_OUT_SAMPLES_OFST 0
18816 #define MC_CMD_KR_TUNE_POLL_EYE_PLOT_OUT_SAMPLES_LEN 2
18817 #define MC_CMD_KR_TUNE_POLL_EYE_PLOT_OUT_SAMPLES_MINNUM 0
18818 #define MC_CMD_KR_TUNE_POLL_EYE_PLOT_OUT_SAMPLES_MAXNUM 126
18819 #define MC_CMD_KR_TUNE_POLL_EYE_PLOT_OUT_SAMPLES_MAXNUM_MCDI2 510
18820
18821 /* MC_CMD_KR_TUNE_READ_FOM_IN msgrequest */
18822 #define MC_CMD_KR_TUNE_READ_FOM_IN_LEN 8
18823 /* Requested operation */
18824 #define MC_CMD_KR_TUNE_READ_FOM_IN_KR_TUNE_OP_OFST 0
18825 #define MC_CMD_KR_TUNE_READ_FOM_IN_KR_TUNE_OP_LEN 1
18826 /* Align the arguments to 32 bits */
18827 #define MC_CMD_KR_TUNE_READ_FOM_IN_KR_TUNE_RSVD_OFST 1
18828 #define MC_CMD_KR_TUNE_READ_FOM_IN_KR_TUNE_RSVD_LEN 3
18829 #define MC_CMD_KR_TUNE_READ_FOM_IN_LANE_OFST 4
18830 #define MC_CMD_KR_TUNE_READ_FOM_IN_LANE_LEN 4
18831 #define MC_CMD_KR_TUNE_READ_FOM_IN_LANE_NUM_OFST 4
18832 #define MC_CMD_KR_TUNE_READ_FOM_IN_LANE_NUM_LBN 0
18833 #define MC_CMD_KR_TUNE_READ_FOM_IN_LANE_NUM_WIDTH 8
18834 #define MC_CMD_KR_TUNE_READ_FOM_IN_LANE_ABS_REL_OFST 4
18835 #define MC_CMD_KR_TUNE_READ_FOM_IN_LANE_ABS_REL_LBN 31
18836 #define MC_CMD_KR_TUNE_READ_FOM_IN_LANE_ABS_REL_WIDTH 1
18837
18838 /* MC_CMD_KR_TUNE_READ_FOM_OUT msgresponse */
18839 #define MC_CMD_KR_TUNE_READ_FOM_OUT_LEN 4
18840 #define MC_CMD_KR_TUNE_READ_FOM_OUT_FOM_OFST 0
18841 #define MC_CMD_KR_TUNE_READ_FOM_OUT_FOM_LEN 4
18842
18843 /* MC_CMD_KR_TUNE_LINK_TRAIN_RUN_IN msgrequest */
18844 #define MC_CMD_KR_TUNE_LINK_TRAIN_RUN_IN_LEN 8
18845 /* Requested operation */
18846 #define MC_CMD_KR_TUNE_LINK_TRAIN_RUN_IN_KR_TUNE_OP_OFST 0
18847 #define MC_CMD_KR_TUNE_LINK_TRAIN_RUN_IN_KR_TUNE_OP_LEN 1
18848 /* Align the arguments to 32 bits */
18849 #define MC_CMD_KR_TUNE_LINK_TRAIN_RUN_IN_KR_TUNE_RSVD_OFST 1
18850 #define MC_CMD_KR_TUNE_LINK_TRAIN_RUN_IN_KR_TUNE_RSVD_LEN 3
18851 #define MC_CMD_KR_TUNE_LINK_TRAIN_RUN_IN_RUN_OFST 4
18852 #define MC_CMD_KR_TUNE_LINK_TRAIN_RUN_IN_RUN_LEN 4
18853 #define MC_CMD_KR_TUNE_LINK_TRAIN_RUN_IN_STOP 0x0 /* enum */
18854 #define MC_CMD_KR_TUNE_LINK_TRAIN_RUN_IN_START 0x1 /* enum */
18855
18856 /* MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN msgrequest */
18857 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_LEN 28
18858 /* Requested operation */
18859 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_KR_TUNE_OP_OFST 0
18860 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_KR_TUNE_OP_LEN 1
18861 /* Align the arguments to 32 bits */
18862 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_KR_TUNE_RSVD_OFST 1
18863 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_KR_TUNE_RSVD_LEN 3
18864 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_LANE_OFST 4
18865 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_LANE_LEN 4
18866 /* Set INITIALIZE state */
18867 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_INITIALIZE_OFST 8
18868 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_INITIALIZE_LEN 4
18869 /* Set PRESET state */
18870 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_PRESET_OFST 12
18871 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_PRESET_LEN 4
18872 /* C(-1) request */
18873 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_CM1_OFST 16
18874 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_CM1_LEN 4
18875 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_REQ_HOLD 0x0 /* enum */
18876 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_REQ_INCREMENT 0x1 /* enum */
18877 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_REQ_DECREMENT 0x2 /* enum */
18878 /* C(0) request */
18879 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_C0_OFST 20
18880 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_C0_LEN 4
18881 /*            Enum values, see field(s): */
18882 /*               MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN/CM1 */
18883 /* C(+1) request */
18884 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_CP1_OFST 24
18885 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_CP1_LEN 4
18886 /*            Enum values, see field(s): */
18887 /*               MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN/CM1 */
18888
18889 /* MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT msgresponse */
18890 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT_LEN 24
18891 /* C(-1) status */
18892 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT_CM1_STATUS_OFST 0
18893 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT_CM1_STATUS_LEN 4
18894 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT_STATUS_NOT_UPDATED 0x0 /* enum */
18895 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT_STATUS_UPDATED 0x1 /* enum */
18896 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT_STATUS_MINIMUM 0x2 /* enum */
18897 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT_STATUS_MAXIMUM 0x3 /* enum */
18898 /* C(0) status */
18899 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT_C0_STATUS_OFST 4
18900 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT_C0_STATUS_LEN 4
18901 /*            Enum values, see field(s): */
18902 /*               MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN/CM1 */
18903 /* C(+1) status */
18904 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT_CP1_STATUS_OFST 8
18905 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT_CP1_STATUS_LEN 4
18906 /*            Enum values, see field(s): */
18907 /*               MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN/CM1 */
18908 /* C(-1) value */
18909 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT_CM1_VALUE_OFST 12
18910 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT_CM1_VALUE_LEN 4
18911 /* C(0) value */
18912 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT_C0_VALUE_OFST 16
18913 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT_C0_VALUE_LEN 4
18914 /* C(+1) status */
18915 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT_CP1_VALUE_OFST 20
18916 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT_CP1_VALUE_LEN 4
18917
18918
18919 /***********************************/
18920 /* MC_CMD_PCIE_TUNE
18921  * Get or set PCIE Serdes RXEQ and TX Driver settings
18922  */
18923 #define MC_CMD_PCIE_TUNE 0xf2
18924 #undef  MC_CMD_0xf2_PRIVILEGE_CTG
18925
18926 #define MC_CMD_0xf2_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
18927
18928 /* MC_CMD_PCIE_TUNE_IN msgrequest */
18929 #define MC_CMD_PCIE_TUNE_IN_LENMIN 4
18930 #define MC_CMD_PCIE_TUNE_IN_LENMAX 252
18931 #define MC_CMD_PCIE_TUNE_IN_LENMAX_MCDI2 1020
18932 #define MC_CMD_PCIE_TUNE_IN_LEN(num) (4+4*(num))
18933 #define MC_CMD_PCIE_TUNE_IN_PCIE_TUNE_ARGS_NUM(len) (((len)-4)/4)
18934 /* Requested operation */
18935 #define MC_CMD_PCIE_TUNE_IN_PCIE_TUNE_OP_OFST 0
18936 #define MC_CMD_PCIE_TUNE_IN_PCIE_TUNE_OP_LEN 1
18937 /* enum: Get current RXEQ settings */
18938 #define MC_CMD_PCIE_TUNE_IN_RXEQ_GET 0x0
18939 /* enum: Override RXEQ settings */
18940 #define MC_CMD_PCIE_TUNE_IN_RXEQ_SET 0x1
18941 /* enum: Get current TX Driver settings */
18942 #define MC_CMD_PCIE_TUNE_IN_TXEQ_GET 0x2
18943 /* enum: Override TX Driver settings */
18944 #define MC_CMD_PCIE_TUNE_IN_TXEQ_SET 0x3
18945 /* enum: Start PCIe Serdes Eye diagram plot on a given lane. */
18946 #define MC_CMD_PCIE_TUNE_IN_START_EYE_PLOT 0x5
18947 /* enum: Poll PCIe Serdes Eye diagram plot. Returns one row of BER data. The
18948  * caller should call this command repeatedly after starting eye plot, until no
18949  * more data is returned.
18950  */
18951 #define MC_CMD_PCIE_TUNE_IN_POLL_EYE_PLOT 0x6
18952 /* enum: Enable the SERDES BIST and set it to generate a 200MHz square wave */
18953 #define MC_CMD_PCIE_TUNE_IN_BIST_SQUARE_WAVE 0x7
18954 /* Align the arguments to 32 bits */
18955 #define MC_CMD_PCIE_TUNE_IN_PCIE_TUNE_RSVD_OFST 1
18956 #define MC_CMD_PCIE_TUNE_IN_PCIE_TUNE_RSVD_LEN 3
18957 /* Arguments specific to the operation */
18958 #define MC_CMD_PCIE_TUNE_IN_PCIE_TUNE_ARGS_OFST 4
18959 #define MC_CMD_PCIE_TUNE_IN_PCIE_TUNE_ARGS_LEN 4
18960 #define MC_CMD_PCIE_TUNE_IN_PCIE_TUNE_ARGS_MINNUM 0
18961 #define MC_CMD_PCIE_TUNE_IN_PCIE_TUNE_ARGS_MAXNUM 62
18962 #define MC_CMD_PCIE_TUNE_IN_PCIE_TUNE_ARGS_MAXNUM_MCDI2 254
18963
18964 /* MC_CMD_PCIE_TUNE_OUT msgresponse */
18965 #define MC_CMD_PCIE_TUNE_OUT_LEN 0
18966
18967 /* MC_CMD_PCIE_TUNE_RXEQ_GET_IN msgrequest */
18968 #define MC_CMD_PCIE_TUNE_RXEQ_GET_IN_LEN 4
18969 /* Requested operation */
18970 #define MC_CMD_PCIE_TUNE_RXEQ_GET_IN_PCIE_TUNE_OP_OFST 0
18971 #define MC_CMD_PCIE_TUNE_RXEQ_GET_IN_PCIE_TUNE_OP_LEN 1
18972 /* Align the arguments to 32 bits */
18973 #define MC_CMD_PCIE_TUNE_RXEQ_GET_IN_PCIE_TUNE_RSVD_OFST 1
18974 #define MC_CMD_PCIE_TUNE_RXEQ_GET_IN_PCIE_TUNE_RSVD_LEN 3
18975
18976 /* MC_CMD_PCIE_TUNE_RXEQ_GET_OUT msgresponse */
18977 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LENMIN 4
18978 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LENMAX 252
18979 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LENMAX_MCDI2 1020
18980 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LEN(num) (0+4*(num))
18981 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_PARAM_NUM(len) (((len)-0)/4)
18982 /* RXEQ Parameter */
18983 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_PARAM_OFST 0
18984 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_PARAM_LEN 4
18985 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_PARAM_MINNUM 1
18986 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_PARAM_MAXNUM 63
18987 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_PARAM_MAXNUM_MCDI2 255
18988 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_PARAM_ID_OFST 0
18989 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_PARAM_ID_LBN 0
18990 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_PARAM_ID_WIDTH 8
18991 /* enum: Attenuation (0-15) */
18992 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_ATT 0x0
18993 /* enum: CTLE Boost (0-15) */
18994 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_BOOST 0x1
18995 /* enum: DFE Tap1 (0 - max negative, 64 - zero, 127 - max positive) */
18996 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_DFE_TAP1 0x2
18997 /* enum: DFE Tap2 (0 - max negative, 32 - zero, 63 - max positive) */
18998 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_DFE_TAP2 0x3
18999 /* enum: DFE Tap3 (0 - max negative, 32 - zero, 63 - max positive) */
19000 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_DFE_TAP3 0x4
19001 /* enum: DFE Tap4 (0 - max negative, 32 - zero, 63 - max positive) */
19002 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_DFE_TAP4 0x5
19003 /* enum: DFE Tap5 (0 - max negative, 32 - zero, 63 - max positive) */
19004 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_DFE_TAP5 0x6
19005 /* enum: DFE DLev */
19006 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_DFE_DLEV 0x7
19007 /* enum: Figure of Merit */
19008 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_FOM 0x8
19009 /* enum: CTLE EQ Capacitor (HF Gain) */
19010 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_CTLE_EQC 0x9
19011 /* enum: CTLE EQ Resistor (DC Gain) */
19012 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_CTLE_EQRES 0xa
19013 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_PARAM_LANE_OFST 0
19014 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_PARAM_LANE_LBN 8
19015 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_PARAM_LANE_WIDTH 5
19016 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LANE_0 0x0 /* enum */
19017 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LANE_1 0x1 /* enum */
19018 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LANE_2 0x2 /* enum */
19019 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LANE_3 0x3 /* enum */
19020 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LANE_4 0x4 /* enum */
19021 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LANE_5 0x5 /* enum */
19022 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LANE_6 0x6 /* enum */
19023 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LANE_7 0x7 /* enum */
19024 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LANE_8 0x8 /* enum */
19025 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LANE_9 0x9 /* enum */
19026 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LANE_10 0xa /* enum */
19027 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LANE_11 0xb /* enum */
19028 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LANE_12 0xc /* enum */
19029 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LANE_13 0xd /* enum */
19030 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LANE_14 0xe /* enum */
19031 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LANE_15 0xf /* enum */
19032 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LANE_ALL 0x10 /* enum */
19033 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_PARAM_AUTOCAL_OFST 0
19034 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_PARAM_AUTOCAL_LBN 13
19035 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_PARAM_AUTOCAL_WIDTH 1
19036 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_RESERVED_OFST 0
19037 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_RESERVED_LBN 14
19038 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_RESERVED_WIDTH 10
19039 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_PARAM_CURRENT_OFST 0
19040 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_PARAM_CURRENT_LBN 24
19041 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_PARAM_CURRENT_WIDTH 8
19042
19043 /* MC_CMD_PCIE_TUNE_RXEQ_SET_IN msgrequest */
19044 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_LENMIN 8
19045 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_LENMAX 252
19046 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_LENMAX_MCDI2 1020
19047 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_LEN(num) (4+4*(num))
19048 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_PARAM_NUM(len) (((len)-4)/4)
19049 /* Requested operation */
19050 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_PCIE_TUNE_OP_OFST 0
19051 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_PCIE_TUNE_OP_LEN 1
19052 /* Align the arguments to 32 bits */
19053 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_PCIE_TUNE_RSVD_OFST 1
19054 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_PCIE_TUNE_RSVD_LEN 3
19055 /* RXEQ Parameter */
19056 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_PARAM_OFST 4
19057 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_PARAM_LEN 4
19058 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_PARAM_MINNUM 1
19059 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_PARAM_MAXNUM 62
19060 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_PARAM_MAXNUM_MCDI2 254
19061 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_PARAM_ID_OFST 4
19062 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_PARAM_ID_LBN 0
19063 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_PARAM_ID_WIDTH 8
19064 /*             Enum values, see field(s): */
19065 /*                MC_CMD_PCIE_TUNE_RXEQ_GET_OUT/PARAM_ID */
19066 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_PARAM_LANE_OFST 4
19067 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_PARAM_LANE_LBN 8
19068 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_PARAM_LANE_WIDTH 5
19069 /*             Enum values, see field(s): */
19070 /*                MC_CMD_PCIE_TUNE_RXEQ_GET_OUT/PARAM_LANE */
19071 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_PARAM_AUTOCAL_OFST 4
19072 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_PARAM_AUTOCAL_LBN 13
19073 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_PARAM_AUTOCAL_WIDTH 1
19074 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_RESERVED_OFST 4
19075 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_RESERVED_LBN 14
19076 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_RESERVED_WIDTH 2
19077 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_PARAM_INITIAL_OFST 4
19078 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_PARAM_INITIAL_LBN 16
19079 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_PARAM_INITIAL_WIDTH 8
19080 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_RESERVED2_OFST 4
19081 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_RESERVED2_LBN 24
19082 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_RESERVED2_WIDTH 8
19083
19084 /* MC_CMD_PCIE_TUNE_RXEQ_SET_OUT msgresponse */
19085 #define MC_CMD_PCIE_TUNE_RXEQ_SET_OUT_LEN 0
19086
19087 /* MC_CMD_PCIE_TUNE_TXEQ_GET_IN msgrequest */
19088 #define MC_CMD_PCIE_TUNE_TXEQ_GET_IN_LEN 4
19089 /* Requested operation */
19090 #define MC_CMD_PCIE_TUNE_TXEQ_GET_IN_PCIE_TUNE_OP_OFST 0
19091 #define MC_CMD_PCIE_TUNE_TXEQ_GET_IN_PCIE_TUNE_OP_LEN 1
19092 /* Align the arguments to 32 bits */
19093 #define MC_CMD_PCIE_TUNE_TXEQ_GET_IN_PCIE_TUNE_RSVD_OFST 1
19094 #define MC_CMD_PCIE_TUNE_TXEQ_GET_IN_PCIE_TUNE_RSVD_LEN 3
19095
19096 /* MC_CMD_PCIE_TUNE_TXEQ_GET_OUT msgresponse */
19097 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_LENMIN 4
19098 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_LENMAX 252
19099 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_LENMAX_MCDI2 1020
19100 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_LEN(num) (0+4*(num))
19101 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_PARAM_NUM(len) (((len)-0)/4)
19102 /* RXEQ Parameter */
19103 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_PARAM_OFST 0
19104 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_PARAM_LEN 4
19105 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_PARAM_MINNUM 1
19106 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_PARAM_MAXNUM 63
19107 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_PARAM_MAXNUM_MCDI2 255
19108 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_PARAM_ID_OFST 0
19109 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_PARAM_ID_LBN 0
19110 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_PARAM_ID_WIDTH 8
19111 /* enum: TxMargin (PIPE) */
19112 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_TXMARGIN 0x0
19113 /* enum: TxSwing (PIPE) */
19114 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_TXSWING 0x1
19115 /* enum: De-emphasis coefficient C(-1) (PIPE) */
19116 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_CM1 0x2
19117 /* enum: De-emphasis coefficient C(0) (PIPE) */
19118 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_C0 0x3
19119 /* enum: De-emphasis coefficient C(+1) (PIPE) */
19120 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_CP1 0x4
19121 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_PARAM_LANE_OFST 0
19122 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_PARAM_LANE_LBN 8
19123 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_PARAM_LANE_WIDTH 4
19124 /*             Enum values, see field(s): */
19125 /*                MC_CMD_PCIE_TUNE_RXEQ_GET_OUT/PARAM_LANE */
19126 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_RESERVED_OFST 0
19127 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_RESERVED_LBN 12
19128 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_RESERVED_WIDTH 12
19129 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_PARAM_CURRENT_OFST 0
19130 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_PARAM_CURRENT_LBN 24
19131 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_PARAM_CURRENT_WIDTH 8
19132
19133 /* MC_CMD_PCIE_TUNE_START_EYE_PLOT_IN msgrequest */
19134 #define MC_CMD_PCIE_TUNE_START_EYE_PLOT_IN_LEN 8
19135 /* Requested operation */
19136 #define MC_CMD_PCIE_TUNE_START_EYE_PLOT_IN_PCIE_TUNE_OP_OFST 0
19137 #define MC_CMD_PCIE_TUNE_START_EYE_PLOT_IN_PCIE_TUNE_OP_LEN 1
19138 /* Align the arguments to 32 bits */
19139 #define MC_CMD_PCIE_TUNE_START_EYE_PLOT_IN_PCIE_TUNE_RSVD_OFST 1
19140 #define MC_CMD_PCIE_TUNE_START_EYE_PLOT_IN_PCIE_TUNE_RSVD_LEN 3
19141 #define MC_CMD_PCIE_TUNE_START_EYE_PLOT_IN_LANE_OFST 4
19142 #define MC_CMD_PCIE_TUNE_START_EYE_PLOT_IN_LANE_LEN 4
19143
19144 /* MC_CMD_PCIE_TUNE_START_EYE_PLOT_OUT msgresponse */
19145 #define MC_CMD_PCIE_TUNE_START_EYE_PLOT_OUT_LEN 0
19146
19147 /* MC_CMD_PCIE_TUNE_POLL_EYE_PLOT_IN msgrequest */
19148 #define MC_CMD_PCIE_TUNE_POLL_EYE_PLOT_IN_LEN 4
19149 /* Requested operation */
19150 #define MC_CMD_PCIE_TUNE_POLL_EYE_PLOT_IN_PCIE_TUNE_OP_OFST 0
19151 #define MC_CMD_PCIE_TUNE_POLL_EYE_PLOT_IN_PCIE_TUNE_OP_LEN 1
19152 /* Align the arguments to 32 bits */
19153 #define MC_CMD_PCIE_TUNE_POLL_EYE_PLOT_IN_PCIE_TUNE_RSVD_OFST 1
19154 #define MC_CMD_PCIE_TUNE_POLL_EYE_PLOT_IN_PCIE_TUNE_RSVD_LEN 3
19155
19156 /* MC_CMD_PCIE_TUNE_POLL_EYE_PLOT_OUT msgresponse */
19157 #define MC_CMD_PCIE_TUNE_POLL_EYE_PLOT_OUT_LENMIN 0
19158 #define MC_CMD_PCIE_TUNE_POLL_EYE_PLOT_OUT_LENMAX 252
19159 #define MC_CMD_PCIE_TUNE_POLL_EYE_PLOT_OUT_LENMAX_MCDI2 1020
19160 #define MC_CMD_PCIE_TUNE_POLL_EYE_PLOT_OUT_LEN(num) (0+2*(num))
19161 #define MC_CMD_PCIE_TUNE_POLL_EYE_PLOT_OUT_SAMPLES_NUM(len) (((len)-0)/2)
19162 #define MC_CMD_PCIE_TUNE_POLL_EYE_PLOT_OUT_SAMPLES_OFST 0
19163 #define MC_CMD_PCIE_TUNE_POLL_EYE_PLOT_OUT_SAMPLES_LEN 2
19164 #define MC_CMD_PCIE_TUNE_POLL_EYE_PLOT_OUT_SAMPLES_MINNUM 0
19165 #define MC_CMD_PCIE_TUNE_POLL_EYE_PLOT_OUT_SAMPLES_MAXNUM 126
19166 #define MC_CMD_PCIE_TUNE_POLL_EYE_PLOT_OUT_SAMPLES_MAXNUM_MCDI2 510
19167
19168 /* MC_CMD_PCIE_TUNE_BIST_SQUARE_WAVE_IN msgrequest */
19169 #define MC_CMD_PCIE_TUNE_BIST_SQUARE_WAVE_IN_LEN 0
19170
19171 /* MC_CMD_PCIE_TUNE_BIST_SQUARE_WAVE_OUT msgrequest */
19172 #define MC_CMD_PCIE_TUNE_BIST_SQUARE_WAVE_OUT_LEN 0
19173
19174
19175 /***********************************/
19176 /* MC_CMD_LICENSING
19177  * Operations on the NVRAM_PARTITION_TYPE_LICENSE application license partition
19178  * - not used for V3 licensing
19179  */
19180 #define MC_CMD_LICENSING 0xf3
19181 #undef  MC_CMD_0xf3_PRIVILEGE_CTG
19182
19183 #define MC_CMD_0xf3_PRIVILEGE_CTG SRIOV_CTG_GENERAL
19184
19185 /* MC_CMD_LICENSING_IN msgrequest */
19186 #define MC_CMD_LICENSING_IN_LEN 4
19187 /* identifies the type of operation requested */
19188 #define MC_CMD_LICENSING_IN_OP_OFST 0
19189 #define MC_CMD_LICENSING_IN_OP_LEN 4
19190 /* enum: re-read and apply licenses after a license key partition update; note
19191  * that this operation returns a zero-length response
19192  */
19193 #define MC_CMD_LICENSING_IN_OP_UPDATE_LICENSE 0x0
19194 /* enum: report counts of installed licenses */
19195 #define MC_CMD_LICENSING_IN_OP_GET_KEY_STATS 0x1
19196
19197 /* MC_CMD_LICENSING_OUT msgresponse */
19198 #define MC_CMD_LICENSING_OUT_LEN 28
19199 /* count of application keys which are valid */
19200 #define MC_CMD_LICENSING_OUT_VALID_APP_KEYS_OFST 0
19201 #define MC_CMD_LICENSING_OUT_VALID_APP_KEYS_LEN 4
19202 /* sum of UNVERIFIABLE_APP_KEYS + WRONG_NODE_APP_KEYS (for compatibility with
19203  * MC_CMD_FC_OP_LICENSE)
19204  */
19205 #define MC_CMD_LICENSING_OUT_INVALID_APP_KEYS_OFST 4
19206 #define MC_CMD_LICENSING_OUT_INVALID_APP_KEYS_LEN 4
19207 /* count of application keys which are invalid due to being blacklisted */
19208 #define MC_CMD_LICENSING_OUT_BLACKLISTED_APP_KEYS_OFST 8
19209 #define MC_CMD_LICENSING_OUT_BLACKLISTED_APP_KEYS_LEN 4
19210 /* count of application keys which are invalid due to being unverifiable */
19211 #define MC_CMD_LICENSING_OUT_UNVERIFIABLE_APP_KEYS_OFST 12
19212 #define MC_CMD_LICENSING_OUT_UNVERIFIABLE_APP_KEYS_LEN 4
19213 /* count of application keys which are invalid due to being for the wrong node
19214  */
19215 #define MC_CMD_LICENSING_OUT_WRONG_NODE_APP_KEYS_OFST 16
19216 #define MC_CMD_LICENSING_OUT_WRONG_NODE_APP_KEYS_LEN 4
19217 /* licensing state (for diagnostics; the exact meaning of the bits in this
19218  * field are private to the firmware)
19219  */
19220 #define MC_CMD_LICENSING_OUT_LICENSING_STATE_OFST 20
19221 #define MC_CMD_LICENSING_OUT_LICENSING_STATE_LEN 4
19222 /* licensing subsystem self-test report (for manftest) */
19223 #define MC_CMD_LICENSING_OUT_LICENSING_SELF_TEST_OFST 24
19224 #define MC_CMD_LICENSING_OUT_LICENSING_SELF_TEST_LEN 4
19225 /* enum: licensing subsystem self-test failed */
19226 #define MC_CMD_LICENSING_OUT_SELF_TEST_FAIL 0x0
19227 /* enum: licensing subsystem self-test passed */
19228 #define MC_CMD_LICENSING_OUT_SELF_TEST_PASS 0x1
19229
19230
19231 /***********************************/
19232 /* MC_CMD_LICENSING_V3
19233  * Operations on the NVRAM_PARTITION_TYPE_LICENSE application license partition
19234  * - V3 licensing (Medford)
19235  */
19236 #define MC_CMD_LICENSING_V3 0xd0
19237 #undef  MC_CMD_0xd0_PRIVILEGE_CTG
19238
19239 #define MC_CMD_0xd0_PRIVILEGE_CTG SRIOV_CTG_GENERAL
19240
19241 /* MC_CMD_LICENSING_V3_IN msgrequest */
19242 #define MC_CMD_LICENSING_V3_IN_LEN 4
19243 /* identifies the type of operation requested */
19244 #define MC_CMD_LICENSING_V3_IN_OP_OFST 0
19245 #define MC_CMD_LICENSING_V3_IN_OP_LEN 4
19246 /* enum: re-read and apply licenses after a license key partition update; note
19247  * that this operation returns a zero-length response
19248  */
19249 #define MC_CMD_LICENSING_V3_IN_OP_UPDATE_LICENSE 0x0
19250 /* enum: report counts of installed licenses Returns EAGAIN if license
19251  * processing (updating) has been started but not yet completed.
19252  */
19253 #define MC_CMD_LICENSING_V3_IN_OP_REPORT_LICENSE 0x1
19254
19255 /* MC_CMD_LICENSING_V3_OUT msgresponse */
19256 #define MC_CMD_LICENSING_V3_OUT_LEN 88
19257 /* count of keys which are valid */
19258 #define MC_CMD_LICENSING_V3_OUT_VALID_KEYS_OFST 0
19259 #define MC_CMD_LICENSING_V3_OUT_VALID_KEYS_LEN 4
19260 /* sum of UNVERIFIABLE_KEYS + WRONG_NODE_KEYS (for compatibility with
19261  * MC_CMD_FC_OP_LICENSE)
19262  */
19263 #define MC_CMD_LICENSING_V3_OUT_INVALID_KEYS_OFST 4
19264 #define MC_CMD_LICENSING_V3_OUT_INVALID_KEYS_LEN 4
19265 /* count of keys which are invalid due to being unverifiable */
19266 #define MC_CMD_LICENSING_V3_OUT_UNVERIFIABLE_KEYS_OFST 8
19267 #define MC_CMD_LICENSING_V3_OUT_UNVERIFIABLE_KEYS_LEN 4
19268 /* count of keys which are invalid due to being for the wrong node */
19269 #define MC_CMD_LICENSING_V3_OUT_WRONG_NODE_KEYS_OFST 12
19270 #define MC_CMD_LICENSING_V3_OUT_WRONG_NODE_KEYS_LEN 4
19271 /* licensing state (for diagnostics; the exact meaning of the bits in this
19272  * field are private to the firmware)
19273  */
19274 #define MC_CMD_LICENSING_V3_OUT_LICENSING_STATE_OFST 16
19275 #define MC_CMD_LICENSING_V3_OUT_LICENSING_STATE_LEN 4
19276 /* licensing subsystem self-test report (for manftest) */
19277 #define MC_CMD_LICENSING_V3_OUT_LICENSING_SELF_TEST_OFST 20
19278 #define MC_CMD_LICENSING_V3_OUT_LICENSING_SELF_TEST_LEN 4
19279 /* enum: licensing subsystem self-test failed */
19280 #define MC_CMD_LICENSING_V3_OUT_SELF_TEST_FAIL 0x0
19281 /* enum: licensing subsystem self-test passed */
19282 #define MC_CMD_LICENSING_V3_OUT_SELF_TEST_PASS 0x1
19283 /* bitmask of licensed applications */
19284 #define MC_CMD_LICENSING_V3_OUT_LICENSED_APPS_OFST 24
19285 #define MC_CMD_LICENSING_V3_OUT_LICENSED_APPS_LEN 8
19286 #define MC_CMD_LICENSING_V3_OUT_LICENSED_APPS_LO_OFST 24
19287 #define MC_CMD_LICENSING_V3_OUT_LICENSED_APPS_HI_OFST 28
19288 /* reserved for future use */
19289 #define MC_CMD_LICENSING_V3_OUT_RESERVED_0_OFST 32
19290 #define MC_CMD_LICENSING_V3_OUT_RESERVED_0_LEN 24
19291 /* bitmask of licensed features */
19292 #define MC_CMD_LICENSING_V3_OUT_LICENSED_FEATURES_OFST 56
19293 #define MC_CMD_LICENSING_V3_OUT_LICENSED_FEATURES_LEN 8
19294 #define MC_CMD_LICENSING_V3_OUT_LICENSED_FEATURES_LO_OFST 56
19295 #define MC_CMD_LICENSING_V3_OUT_LICENSED_FEATURES_HI_OFST 60
19296 /* reserved for future use */
19297 #define MC_CMD_LICENSING_V3_OUT_RESERVED_1_OFST 64
19298 #define MC_CMD_LICENSING_V3_OUT_RESERVED_1_LEN 24
19299
19300
19301 /***********************************/
19302 /* MC_CMD_LICENSING_GET_ID_V3
19303  * Get ID and type from the NVRAM_PARTITION_TYPE_LICENSE application license
19304  * partition - V3 licensing (Medford)
19305  */
19306 #define MC_CMD_LICENSING_GET_ID_V3 0xd1
19307 #undef  MC_CMD_0xd1_PRIVILEGE_CTG
19308
19309 #define MC_CMD_0xd1_PRIVILEGE_CTG SRIOV_CTG_GENERAL
19310
19311 /* MC_CMD_LICENSING_GET_ID_V3_IN msgrequest */
19312 #define MC_CMD_LICENSING_GET_ID_V3_IN_LEN 0
19313
19314 /* MC_CMD_LICENSING_GET_ID_V3_OUT msgresponse */
19315 #define MC_CMD_LICENSING_GET_ID_V3_OUT_LENMIN 8
19316 #define MC_CMD_LICENSING_GET_ID_V3_OUT_LENMAX 252
19317 #define MC_CMD_LICENSING_GET_ID_V3_OUT_LENMAX_MCDI2 1020
19318 #define MC_CMD_LICENSING_GET_ID_V3_OUT_LEN(num) (8+1*(num))
19319 #define MC_CMD_LICENSING_GET_ID_V3_OUT_LICENSE_ID_NUM(len) (((len)-8)/1)
19320 /* type of license (eg 3) */
19321 #define MC_CMD_LICENSING_GET_ID_V3_OUT_LICENSE_TYPE_OFST 0
19322 #define MC_CMD_LICENSING_GET_ID_V3_OUT_LICENSE_TYPE_LEN 4
19323 /* length of the license ID (in bytes) */
19324 #define MC_CMD_LICENSING_GET_ID_V3_OUT_LICENSE_ID_LENGTH_OFST 4
19325 #define MC_CMD_LICENSING_GET_ID_V3_OUT_LICENSE_ID_LENGTH_LEN 4
19326 /* the unique license ID of the adapter */
19327 #define MC_CMD_LICENSING_GET_ID_V3_OUT_LICENSE_ID_OFST 8
19328 #define MC_CMD_LICENSING_GET_ID_V3_OUT_LICENSE_ID_LEN 1
19329 #define MC_CMD_LICENSING_GET_ID_V3_OUT_LICENSE_ID_MINNUM 0
19330 #define MC_CMD_LICENSING_GET_ID_V3_OUT_LICENSE_ID_MAXNUM 244
19331 #define MC_CMD_LICENSING_GET_ID_V3_OUT_LICENSE_ID_MAXNUM_MCDI2 1012
19332
19333
19334 /***********************************/
19335 /* MC_CMD_MC2MC_PROXY
19336  * Execute an arbitrary MCDI command on the slave MC of a dual-core device.
19337  * This will fail on a single-core system.
19338  */
19339 #define MC_CMD_MC2MC_PROXY 0xf4
19340 #undef  MC_CMD_0xf4_PRIVILEGE_CTG
19341
19342 #define MC_CMD_0xf4_PRIVILEGE_CTG SRIOV_CTG_GENERAL
19343
19344 /* MC_CMD_MC2MC_PROXY_IN msgrequest */
19345 #define MC_CMD_MC2MC_PROXY_IN_LEN 0
19346
19347 /* MC_CMD_MC2MC_PROXY_OUT msgresponse */
19348 #define MC_CMD_MC2MC_PROXY_OUT_LEN 0
19349
19350
19351 /***********************************/
19352 /* MC_CMD_GET_LICENSED_APP_STATE
19353  * Query the state of an individual licensed application. (Note that the actual
19354  * state may be invalidated by the MC_CMD_LICENSING OP_UPDATE_LICENSE operation
19355  * or a reboot of the MC.) Not used for V3 licensing
19356  */
19357 #define MC_CMD_GET_LICENSED_APP_STATE 0xf5
19358 #undef  MC_CMD_0xf5_PRIVILEGE_CTG
19359
19360 #define MC_CMD_0xf5_PRIVILEGE_CTG SRIOV_CTG_GENERAL
19361
19362 /* MC_CMD_GET_LICENSED_APP_STATE_IN msgrequest */
19363 #define MC_CMD_GET_LICENSED_APP_STATE_IN_LEN 4
19364 /* application ID to query (LICENSED_APP_ID_xxx) */
19365 #define MC_CMD_GET_LICENSED_APP_STATE_IN_APP_ID_OFST 0
19366 #define MC_CMD_GET_LICENSED_APP_STATE_IN_APP_ID_LEN 4
19367
19368 /* MC_CMD_GET_LICENSED_APP_STATE_OUT msgresponse */
19369 #define MC_CMD_GET_LICENSED_APP_STATE_OUT_LEN 4
19370 /* state of this application */
19371 #define MC_CMD_GET_LICENSED_APP_STATE_OUT_STATE_OFST 0
19372 #define MC_CMD_GET_LICENSED_APP_STATE_OUT_STATE_LEN 4
19373 /* enum: no (or invalid) license is present for the application */
19374 #define MC_CMD_GET_LICENSED_APP_STATE_OUT_NOT_LICENSED 0x0
19375 /* enum: a valid license is present for the application */
19376 #define MC_CMD_GET_LICENSED_APP_STATE_OUT_LICENSED 0x1
19377
19378
19379 /***********************************/
19380 /* MC_CMD_GET_LICENSED_V3_APP_STATE
19381  * Query the state of an individual licensed application. (Note that the actual
19382  * state may be invalidated by the MC_CMD_LICENSING_V3 OP_UPDATE_LICENSE
19383  * operation or a reboot of the MC.) Used for V3 licensing (Medford)
19384  */
19385 #define MC_CMD_GET_LICENSED_V3_APP_STATE 0xd2
19386 #undef  MC_CMD_0xd2_PRIVILEGE_CTG
19387
19388 #define MC_CMD_0xd2_PRIVILEGE_CTG SRIOV_CTG_GENERAL
19389
19390 /* MC_CMD_GET_LICENSED_V3_APP_STATE_IN msgrequest */
19391 #define MC_CMD_GET_LICENSED_V3_APP_STATE_IN_LEN 8
19392 /* application ID to query (LICENSED_V3_APPS_xxx) expressed as a single bit
19393  * mask
19394  */
19395 #define MC_CMD_GET_LICENSED_V3_APP_STATE_IN_APP_ID_OFST 0
19396 #define MC_CMD_GET_LICENSED_V3_APP_STATE_IN_APP_ID_LEN 8
19397 #define MC_CMD_GET_LICENSED_V3_APP_STATE_IN_APP_ID_LO_OFST 0
19398 #define MC_CMD_GET_LICENSED_V3_APP_STATE_IN_APP_ID_HI_OFST 4
19399
19400 /* MC_CMD_GET_LICENSED_V3_APP_STATE_OUT msgresponse */
19401 #define MC_CMD_GET_LICENSED_V3_APP_STATE_OUT_LEN 4
19402 /* state of this application */
19403 #define MC_CMD_GET_LICENSED_V3_APP_STATE_OUT_STATE_OFST 0
19404 #define MC_CMD_GET_LICENSED_V3_APP_STATE_OUT_STATE_LEN 4
19405 /* enum: no (or invalid) license is present for the application */
19406 #define MC_CMD_GET_LICENSED_V3_APP_STATE_OUT_NOT_LICENSED 0x0
19407 /* enum: a valid license is present for the application */
19408 #define MC_CMD_GET_LICENSED_V3_APP_STATE_OUT_LICENSED 0x1
19409
19410
19411 /***********************************/
19412 /* MC_CMD_GET_LICENSED_V3_FEATURE_STATES
19413  * Query the state of an one or more licensed features. (Note that the actual
19414  * state may be invalidated by the MC_CMD_LICENSING_V3 OP_UPDATE_LICENSE
19415  * operation or a reboot of the MC.) Used for V3 licensing (Medford)
19416  */
19417 #define MC_CMD_GET_LICENSED_V3_FEATURE_STATES 0xd3
19418 #undef  MC_CMD_0xd3_PRIVILEGE_CTG
19419
19420 #define MC_CMD_0xd3_PRIVILEGE_CTG SRIOV_CTG_GENERAL
19421
19422 /* MC_CMD_GET_LICENSED_V3_FEATURE_STATES_IN msgrequest */
19423 #define MC_CMD_GET_LICENSED_V3_FEATURE_STATES_IN_LEN 8
19424 /* features to query (LICENSED_V3_FEATURES_xxx) expressed as a mask with one or
19425  * more bits set
19426  */
19427 #define MC_CMD_GET_LICENSED_V3_FEATURE_STATES_IN_FEATURES_OFST 0
19428 #define MC_CMD_GET_LICENSED_V3_FEATURE_STATES_IN_FEATURES_LEN 8
19429 #define MC_CMD_GET_LICENSED_V3_FEATURE_STATES_IN_FEATURES_LO_OFST 0
19430 #define MC_CMD_GET_LICENSED_V3_FEATURE_STATES_IN_FEATURES_HI_OFST 4
19431
19432 /* MC_CMD_GET_LICENSED_V3_FEATURE_STATES_OUT msgresponse */
19433 #define MC_CMD_GET_LICENSED_V3_FEATURE_STATES_OUT_LEN 8
19434 /* states of these features - bit set for licensed, clear for not licensed */
19435 #define MC_CMD_GET_LICENSED_V3_FEATURE_STATES_OUT_STATES_OFST 0
19436 #define MC_CMD_GET_LICENSED_V3_FEATURE_STATES_OUT_STATES_LEN 8
19437 #define MC_CMD_GET_LICENSED_V3_FEATURE_STATES_OUT_STATES_LO_OFST 0
19438 #define MC_CMD_GET_LICENSED_V3_FEATURE_STATES_OUT_STATES_HI_OFST 4
19439
19440
19441 /***********************************/
19442 /* MC_CMD_LICENSED_APP_OP
19443  * Perform an action for an individual licensed application - not used for V3
19444  * licensing.
19445  */
19446 #define MC_CMD_LICENSED_APP_OP 0xf6
19447 #undef  MC_CMD_0xf6_PRIVILEGE_CTG
19448
19449 #define MC_CMD_0xf6_PRIVILEGE_CTG SRIOV_CTG_GENERAL
19450
19451 /* MC_CMD_LICENSED_APP_OP_IN msgrequest */
19452 #define MC_CMD_LICENSED_APP_OP_IN_LENMIN 8
19453 #define MC_CMD_LICENSED_APP_OP_IN_LENMAX 252
19454 #define MC_CMD_LICENSED_APP_OP_IN_LENMAX_MCDI2 1020
19455 #define MC_CMD_LICENSED_APP_OP_IN_LEN(num) (8+4*(num))
19456 #define MC_CMD_LICENSED_APP_OP_IN_ARGS_NUM(len) (((len)-8)/4)
19457 /* application ID */
19458 #define MC_CMD_LICENSED_APP_OP_IN_APP_ID_OFST 0
19459 #define MC_CMD_LICENSED_APP_OP_IN_APP_ID_LEN 4
19460 /* the type of operation requested */
19461 #define MC_CMD_LICENSED_APP_OP_IN_OP_OFST 4
19462 #define MC_CMD_LICENSED_APP_OP_IN_OP_LEN 4
19463 /* enum: validate application */
19464 #define MC_CMD_LICENSED_APP_OP_IN_OP_VALIDATE 0x0
19465 /* enum: mask application */
19466 #define MC_CMD_LICENSED_APP_OP_IN_OP_MASK 0x1
19467 /* arguments specific to this particular operation */
19468 #define MC_CMD_LICENSED_APP_OP_IN_ARGS_OFST 8
19469 #define MC_CMD_LICENSED_APP_OP_IN_ARGS_LEN 4
19470 #define MC_CMD_LICENSED_APP_OP_IN_ARGS_MINNUM 0
19471 #define MC_CMD_LICENSED_APP_OP_IN_ARGS_MAXNUM 61
19472 #define MC_CMD_LICENSED_APP_OP_IN_ARGS_MAXNUM_MCDI2 253
19473
19474 /* MC_CMD_LICENSED_APP_OP_OUT msgresponse */
19475 #define MC_CMD_LICENSED_APP_OP_OUT_LENMIN 0
19476 #define MC_CMD_LICENSED_APP_OP_OUT_LENMAX 252
19477 #define MC_CMD_LICENSED_APP_OP_OUT_LENMAX_MCDI2 1020
19478 #define MC_CMD_LICENSED_APP_OP_OUT_LEN(num) (0+4*(num))
19479 #define MC_CMD_LICENSED_APP_OP_OUT_RESULT_NUM(len) (((len)-0)/4)
19480 /* result specific to this particular operation */
19481 #define MC_CMD_LICENSED_APP_OP_OUT_RESULT_OFST 0
19482 #define MC_CMD_LICENSED_APP_OP_OUT_RESULT_LEN 4
19483 #define MC_CMD_LICENSED_APP_OP_OUT_RESULT_MINNUM 0
19484 #define MC_CMD_LICENSED_APP_OP_OUT_RESULT_MAXNUM 63
19485 #define MC_CMD_LICENSED_APP_OP_OUT_RESULT_MAXNUM_MCDI2 255
19486
19487 /* MC_CMD_LICENSED_APP_OP_VALIDATE_IN msgrequest */
19488 #define MC_CMD_LICENSED_APP_OP_VALIDATE_IN_LEN 72
19489 /* application ID */
19490 #define MC_CMD_LICENSED_APP_OP_VALIDATE_IN_APP_ID_OFST 0
19491 #define MC_CMD_LICENSED_APP_OP_VALIDATE_IN_APP_ID_LEN 4
19492 /* the type of operation requested */
19493 #define MC_CMD_LICENSED_APP_OP_VALIDATE_IN_OP_OFST 4
19494 #define MC_CMD_LICENSED_APP_OP_VALIDATE_IN_OP_LEN 4
19495 /* validation challenge */
19496 #define MC_CMD_LICENSED_APP_OP_VALIDATE_IN_CHALLENGE_OFST 8
19497 #define MC_CMD_LICENSED_APP_OP_VALIDATE_IN_CHALLENGE_LEN 64
19498
19499 /* MC_CMD_LICENSED_APP_OP_VALIDATE_OUT msgresponse */
19500 #define MC_CMD_LICENSED_APP_OP_VALIDATE_OUT_LEN 68
19501 /* feature expiry (time_t) */
19502 #define MC_CMD_LICENSED_APP_OP_VALIDATE_OUT_EXPIRY_OFST 0
19503 #define MC_CMD_LICENSED_APP_OP_VALIDATE_OUT_EXPIRY_LEN 4
19504 /* validation response */
19505 #define MC_CMD_LICENSED_APP_OP_VALIDATE_OUT_RESPONSE_OFST 4
19506 #define MC_CMD_LICENSED_APP_OP_VALIDATE_OUT_RESPONSE_LEN 64
19507
19508 /* MC_CMD_LICENSED_APP_OP_MASK_IN msgrequest */
19509 #define MC_CMD_LICENSED_APP_OP_MASK_IN_LEN 12
19510 /* application ID */
19511 #define MC_CMD_LICENSED_APP_OP_MASK_IN_APP_ID_OFST 0
19512 #define MC_CMD_LICENSED_APP_OP_MASK_IN_APP_ID_LEN 4
19513 /* the type of operation requested */
19514 #define MC_CMD_LICENSED_APP_OP_MASK_IN_OP_OFST 4
19515 #define MC_CMD_LICENSED_APP_OP_MASK_IN_OP_LEN 4
19516 /* flag */
19517 #define MC_CMD_LICENSED_APP_OP_MASK_IN_FLAG_OFST 8
19518 #define MC_CMD_LICENSED_APP_OP_MASK_IN_FLAG_LEN 4
19519
19520 /* MC_CMD_LICENSED_APP_OP_MASK_OUT msgresponse */
19521 #define MC_CMD_LICENSED_APP_OP_MASK_OUT_LEN 0
19522
19523
19524 /***********************************/
19525 /* MC_CMD_LICENSED_V3_VALIDATE_APP
19526  * Perform validation for an individual licensed application - V3 licensing
19527  * (Medford)
19528  */
19529 #define MC_CMD_LICENSED_V3_VALIDATE_APP 0xd4
19530 #undef  MC_CMD_0xd4_PRIVILEGE_CTG
19531
19532 #define MC_CMD_0xd4_PRIVILEGE_CTG SRIOV_CTG_GENERAL
19533
19534 /* MC_CMD_LICENSED_V3_VALIDATE_APP_IN msgrequest */
19535 #define MC_CMD_LICENSED_V3_VALIDATE_APP_IN_LEN 56
19536 /* challenge for validation (384 bits) */
19537 #define MC_CMD_LICENSED_V3_VALIDATE_APP_IN_CHALLENGE_OFST 0
19538 #define MC_CMD_LICENSED_V3_VALIDATE_APP_IN_CHALLENGE_LEN 48
19539 /* application ID expressed as a single bit mask */
19540 #define MC_CMD_LICENSED_V3_VALIDATE_APP_IN_APP_ID_OFST 48
19541 #define MC_CMD_LICENSED_V3_VALIDATE_APP_IN_APP_ID_LEN 8
19542 #define MC_CMD_LICENSED_V3_VALIDATE_APP_IN_APP_ID_LO_OFST 48
19543 #define MC_CMD_LICENSED_V3_VALIDATE_APP_IN_APP_ID_HI_OFST 52
19544
19545 /* MC_CMD_LICENSED_V3_VALIDATE_APP_OUT msgresponse */
19546 #define MC_CMD_LICENSED_V3_VALIDATE_APP_OUT_LEN 116
19547 /* validation response to challenge in the form of ECDSA signature consisting
19548  * of two 384-bit integers, r and s, in big-endian order. The signature signs a
19549  * SHA-384 digest of a message constructed from the concatenation of the input
19550  * message and the remaining fields of this output message, e.g. challenge[48
19551  * bytes] ... expiry_time[4 bytes] ...
19552  */
19553 #define MC_CMD_LICENSED_V3_VALIDATE_APP_OUT_RESPONSE_OFST 0
19554 #define MC_CMD_LICENSED_V3_VALIDATE_APP_OUT_RESPONSE_LEN 96
19555 /* application expiry time */
19556 #define MC_CMD_LICENSED_V3_VALIDATE_APP_OUT_EXPIRY_TIME_OFST 96
19557 #define MC_CMD_LICENSED_V3_VALIDATE_APP_OUT_EXPIRY_TIME_LEN 4
19558 /* application expiry units */
19559 #define MC_CMD_LICENSED_V3_VALIDATE_APP_OUT_EXPIRY_UNITS_OFST 100
19560 #define MC_CMD_LICENSED_V3_VALIDATE_APP_OUT_EXPIRY_UNITS_LEN 4
19561 /* enum: expiry units are accounting units */
19562 #define MC_CMD_LICENSED_V3_VALIDATE_APP_OUT_EXPIRY_UNIT_ACC 0x0
19563 /* enum: expiry units are calendar days */
19564 #define MC_CMD_LICENSED_V3_VALIDATE_APP_OUT_EXPIRY_UNIT_DAYS 0x1
19565 /* base MAC address of the NIC stored in NVRAM (note that this is a constant
19566  * value for a given NIC regardless which function is calling, effectively this
19567  * is PF0 base MAC address)
19568  */
19569 #define MC_CMD_LICENSED_V3_VALIDATE_APP_OUT_BASE_MACADDR_OFST 104
19570 #define MC_CMD_LICENSED_V3_VALIDATE_APP_OUT_BASE_MACADDR_LEN 6
19571 /* MAC address of v-adaptor associated with the client. If no such v-adapator
19572  * exists, then the field is filled with 0xFF.
19573  */
19574 #define MC_CMD_LICENSED_V3_VALIDATE_APP_OUT_VADAPTOR_MACADDR_OFST 110
19575 #define MC_CMD_LICENSED_V3_VALIDATE_APP_OUT_VADAPTOR_MACADDR_LEN 6
19576
19577
19578 /***********************************/
19579 /* MC_CMD_LICENSED_V3_MASK_FEATURES
19580  * Mask features - V3 licensing (Medford)
19581  */
19582 #define MC_CMD_LICENSED_V3_MASK_FEATURES 0xd5
19583 #undef  MC_CMD_0xd5_PRIVILEGE_CTG
19584
19585 #define MC_CMD_0xd5_PRIVILEGE_CTG SRIOV_CTG_ADMIN
19586
19587 /* MC_CMD_LICENSED_V3_MASK_FEATURES_IN msgrequest */
19588 #define MC_CMD_LICENSED_V3_MASK_FEATURES_IN_LEN 12
19589 /* mask to be applied to features to be changed */
19590 #define MC_CMD_LICENSED_V3_MASK_FEATURES_IN_MASK_OFST 0
19591 #define MC_CMD_LICENSED_V3_MASK_FEATURES_IN_MASK_LEN 8
19592 #define MC_CMD_LICENSED_V3_MASK_FEATURES_IN_MASK_LO_OFST 0
19593 #define MC_CMD_LICENSED_V3_MASK_FEATURES_IN_MASK_HI_OFST 4
19594 /* whether to turn on or turn off the masked features */
19595 #define MC_CMD_LICENSED_V3_MASK_FEATURES_IN_FLAG_OFST 8
19596 #define MC_CMD_LICENSED_V3_MASK_FEATURES_IN_FLAG_LEN 4
19597 /* enum: turn the features off */
19598 #define MC_CMD_LICENSED_V3_MASK_FEATURES_IN_OFF 0x0
19599 /* enum: turn the features back on */
19600 #define MC_CMD_LICENSED_V3_MASK_FEATURES_IN_ON 0x1
19601
19602 /* MC_CMD_LICENSED_V3_MASK_FEATURES_OUT msgresponse */
19603 #define MC_CMD_LICENSED_V3_MASK_FEATURES_OUT_LEN 0
19604
19605
19606 /***********************************/
19607 /* MC_CMD_LICENSING_V3_TEMPORARY
19608  * Perform operations to support installation of a single temporary license in
19609  * the adapter, in addition to those found in the licensing partition. See
19610  * SF-116124-SW for an overview of how this could be used. The license is
19611  * stored in MC persistent data and so will survive a MC reboot, but will be
19612  * erased when the adapter is power cycled
19613  */
19614 #define MC_CMD_LICENSING_V3_TEMPORARY 0xd6
19615 #undef  MC_CMD_0xd6_PRIVILEGE_CTG
19616
19617 #define MC_CMD_0xd6_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
19618
19619 /* MC_CMD_LICENSING_V3_TEMPORARY_IN msgrequest */
19620 #define MC_CMD_LICENSING_V3_TEMPORARY_IN_LEN 4
19621 /* operation code */
19622 #define MC_CMD_LICENSING_V3_TEMPORARY_IN_OP_OFST 0
19623 #define MC_CMD_LICENSING_V3_TEMPORARY_IN_OP_LEN 4
19624 /* enum: install a new license, overwriting any existing temporary license.
19625  * This is an asynchronous operation owing to the time taken to validate an
19626  * ECDSA license
19627  */
19628 #define MC_CMD_LICENSING_V3_TEMPORARY_SET 0x0
19629 /* enum: clear the license immediately rather than waiting for the next power
19630  * cycle
19631  */
19632 #define MC_CMD_LICENSING_V3_TEMPORARY_CLEAR 0x1
19633 /* enum: get the status of the asynchronous MC_CMD_LICENSING_V3_TEMPORARY_SET
19634  * operation
19635  */
19636 #define MC_CMD_LICENSING_V3_TEMPORARY_STATUS 0x2
19637
19638 /* MC_CMD_LICENSING_V3_TEMPORARY_IN_SET msgrequest */
19639 #define MC_CMD_LICENSING_V3_TEMPORARY_IN_SET_LEN 164
19640 #define MC_CMD_LICENSING_V3_TEMPORARY_IN_SET_OP_OFST 0
19641 #define MC_CMD_LICENSING_V3_TEMPORARY_IN_SET_OP_LEN 4
19642 /* ECDSA license and signature */
19643 #define MC_CMD_LICENSING_V3_TEMPORARY_IN_SET_LICENSE_OFST 4
19644 #define MC_CMD_LICENSING_V3_TEMPORARY_IN_SET_LICENSE_LEN 160
19645
19646 /* MC_CMD_LICENSING_V3_TEMPORARY_IN_CLEAR msgrequest */
19647 #define MC_CMD_LICENSING_V3_TEMPORARY_IN_CLEAR_LEN 4
19648 #define MC_CMD_LICENSING_V3_TEMPORARY_IN_CLEAR_OP_OFST 0
19649 #define MC_CMD_LICENSING_V3_TEMPORARY_IN_CLEAR_OP_LEN 4
19650
19651 /* MC_CMD_LICENSING_V3_TEMPORARY_IN_STATUS msgrequest */
19652 #define MC_CMD_LICENSING_V3_TEMPORARY_IN_STATUS_LEN 4
19653 #define MC_CMD_LICENSING_V3_TEMPORARY_IN_STATUS_OP_OFST 0
19654 #define MC_CMD_LICENSING_V3_TEMPORARY_IN_STATUS_OP_LEN 4
19655
19656 /* MC_CMD_LICENSING_V3_TEMPORARY_OUT_STATUS msgresponse */
19657 #define MC_CMD_LICENSING_V3_TEMPORARY_OUT_STATUS_LEN 12
19658 /* status code */
19659 #define MC_CMD_LICENSING_V3_TEMPORARY_OUT_STATUS_STATUS_OFST 0
19660 #define MC_CMD_LICENSING_V3_TEMPORARY_OUT_STATUS_STATUS_LEN 4
19661 /* enum: finished validating and installing license */
19662 #define MC_CMD_LICENSING_V3_TEMPORARY_STATUS_OK 0x0
19663 /* enum: license validation and installation in progress */
19664 #define MC_CMD_LICENSING_V3_TEMPORARY_STATUS_IN_PROGRESS 0x1
19665 /* enum: licensing error. More specific error messages are not provided to
19666  * avoid exposing details of the licensing system to the client
19667  */
19668 #define MC_CMD_LICENSING_V3_TEMPORARY_STATUS_ERROR 0x2
19669 /* bitmask of licensed features */
19670 #define MC_CMD_LICENSING_V3_TEMPORARY_OUT_STATUS_LICENSED_FEATURES_OFST 4
19671 #define MC_CMD_LICENSING_V3_TEMPORARY_OUT_STATUS_LICENSED_FEATURES_LEN 8
19672 #define MC_CMD_LICENSING_V3_TEMPORARY_OUT_STATUS_LICENSED_FEATURES_LO_OFST 4
19673 #define MC_CMD_LICENSING_V3_TEMPORARY_OUT_STATUS_LICENSED_FEATURES_HI_OFST 8
19674
19675
19676 /***********************************/
19677 /* MC_CMD_SET_PORT_SNIFF_CONFIG
19678  * Configure RX port sniffing for the physical port associated with the calling
19679  * function. Only a privileged function may change the port sniffing
19680  * configuration. A copy of all traffic delivered to the host (non-promiscuous
19681  * mode) or all traffic arriving at the port (promiscuous mode) may be
19682  * delivered to a specific queue, or a set of queues with RSS.
19683  */
19684 #define MC_CMD_SET_PORT_SNIFF_CONFIG 0xf7
19685 #undef  MC_CMD_0xf7_PRIVILEGE_CTG
19686
19687 #define MC_CMD_0xf7_PRIVILEGE_CTG SRIOV_CTG_ADMIN
19688
19689 /* MC_CMD_SET_PORT_SNIFF_CONFIG_IN msgrequest */
19690 #define MC_CMD_SET_PORT_SNIFF_CONFIG_IN_LEN 16
19691 /* configuration flags */
19692 #define MC_CMD_SET_PORT_SNIFF_CONFIG_IN_FLAGS_OFST 0
19693 #define MC_CMD_SET_PORT_SNIFF_CONFIG_IN_FLAGS_LEN 4
19694 #define MC_CMD_SET_PORT_SNIFF_CONFIG_IN_ENABLE_OFST 0
19695 #define MC_CMD_SET_PORT_SNIFF_CONFIG_IN_ENABLE_LBN 0
19696 #define MC_CMD_SET_PORT_SNIFF_CONFIG_IN_ENABLE_WIDTH 1
19697 #define MC_CMD_SET_PORT_SNIFF_CONFIG_IN_PROMISCUOUS_OFST 0
19698 #define MC_CMD_SET_PORT_SNIFF_CONFIG_IN_PROMISCUOUS_LBN 1
19699 #define MC_CMD_SET_PORT_SNIFF_CONFIG_IN_PROMISCUOUS_WIDTH 1
19700 /* receive queue handle (for RSS mode, this is the base queue) */
19701 #define MC_CMD_SET_PORT_SNIFF_CONFIG_IN_RX_QUEUE_OFST 4
19702 #define MC_CMD_SET_PORT_SNIFF_CONFIG_IN_RX_QUEUE_LEN 4
19703 /* receive mode */
19704 #define MC_CMD_SET_PORT_SNIFF_CONFIG_IN_RX_MODE_OFST 8
19705 #define MC_CMD_SET_PORT_SNIFF_CONFIG_IN_RX_MODE_LEN 4
19706 /* enum: receive to just the specified queue */
19707 #define MC_CMD_SET_PORT_SNIFF_CONFIG_IN_RX_MODE_SIMPLE 0x0
19708 /* enum: receive to multiple queues using RSS context */
19709 #define MC_CMD_SET_PORT_SNIFF_CONFIG_IN_RX_MODE_RSS 0x1
19710 /* RSS context (for RX_MODE_RSS) as returned by MC_CMD_RSS_CONTEXT_ALLOC. Note
19711  * that these handles should be considered opaque to the host, although a value
19712  * of 0xFFFFFFFF is guaranteed never to be a valid handle.
19713  */
19714 #define MC_CMD_SET_PORT_SNIFF_CONFIG_IN_RX_CONTEXT_OFST 12
19715 #define MC_CMD_SET_PORT_SNIFF_CONFIG_IN_RX_CONTEXT_LEN 4
19716
19717 /* MC_CMD_SET_PORT_SNIFF_CONFIG_OUT msgresponse */
19718 #define MC_CMD_SET_PORT_SNIFF_CONFIG_OUT_LEN 0
19719
19720
19721 /***********************************/
19722 /* MC_CMD_GET_PORT_SNIFF_CONFIG
19723  * Obtain the current RX port sniffing configuration for the physical port
19724  * associated with the calling function. Only a privileged function may read
19725  * the configuration.
19726  */
19727 #define MC_CMD_GET_PORT_SNIFF_CONFIG 0xf8
19728 #undef  MC_CMD_0xf8_PRIVILEGE_CTG
19729
19730 #define MC_CMD_0xf8_PRIVILEGE_CTG SRIOV_CTG_GENERAL
19731
19732 /* MC_CMD_GET_PORT_SNIFF_CONFIG_IN msgrequest */
19733 #define MC_CMD_GET_PORT_SNIFF_CONFIG_IN_LEN 0
19734
19735 /* MC_CMD_GET_PORT_SNIFF_CONFIG_OUT msgresponse */
19736 #define MC_CMD_GET_PORT_SNIFF_CONFIG_OUT_LEN 16
19737 /* configuration flags */
19738 #define MC_CMD_GET_PORT_SNIFF_CONFIG_OUT_FLAGS_OFST 0
19739 #define MC_CMD_GET_PORT_SNIFF_CONFIG_OUT_FLAGS_LEN 4
19740 #define MC_CMD_GET_PORT_SNIFF_CONFIG_OUT_ENABLE_OFST 0
19741 #define MC_CMD_GET_PORT_SNIFF_CONFIG_OUT_ENABLE_LBN 0
19742 #define MC_CMD_GET_PORT_SNIFF_CONFIG_OUT_ENABLE_WIDTH 1
19743 #define MC_CMD_GET_PORT_SNIFF_CONFIG_OUT_PROMISCUOUS_OFST 0
19744 #define MC_CMD_GET_PORT_SNIFF_CONFIG_OUT_PROMISCUOUS_LBN 1
19745 #define MC_CMD_GET_PORT_SNIFF_CONFIG_OUT_PROMISCUOUS_WIDTH 1
19746 /* receiving queue handle (for RSS mode, this is the base queue) */
19747 #define MC_CMD_GET_PORT_SNIFF_CONFIG_OUT_RX_QUEUE_OFST 4
19748 #define MC_CMD_GET_PORT_SNIFF_CONFIG_OUT_RX_QUEUE_LEN 4
19749 /* receive mode */
19750 #define MC_CMD_GET_PORT_SNIFF_CONFIG_OUT_RX_MODE_OFST 8
19751 #define MC_CMD_GET_PORT_SNIFF_CONFIG_OUT_RX_MODE_LEN 4
19752 /* enum: receiving to just the specified queue */
19753 #define MC_CMD_GET_PORT_SNIFF_CONFIG_OUT_RX_MODE_SIMPLE 0x0
19754 /* enum: receiving to multiple queues using RSS context */
19755 #define MC_CMD_GET_PORT_SNIFF_CONFIG_OUT_RX_MODE_RSS 0x1
19756 /* RSS context (for RX_MODE_RSS) */
19757 #define MC_CMD_GET_PORT_SNIFF_CONFIG_OUT_RX_CONTEXT_OFST 12
19758 #define MC_CMD_GET_PORT_SNIFF_CONFIG_OUT_RX_CONTEXT_LEN 4
19759
19760
19761 /***********************************/
19762 /* MC_CMD_SET_PARSER_DISP_CONFIG
19763  * Change configuration related to the parser-dispatcher subsystem.
19764  */
19765 #define MC_CMD_SET_PARSER_DISP_CONFIG 0xf9
19766 #undef  MC_CMD_0xf9_PRIVILEGE_CTG
19767
19768 #define MC_CMD_0xf9_PRIVILEGE_CTG SRIOV_CTG_GENERAL
19769
19770 /* MC_CMD_SET_PARSER_DISP_CONFIG_IN msgrequest */
19771 #define MC_CMD_SET_PARSER_DISP_CONFIG_IN_LENMIN 12
19772 #define MC_CMD_SET_PARSER_DISP_CONFIG_IN_LENMAX 252
19773 #define MC_CMD_SET_PARSER_DISP_CONFIG_IN_LENMAX_MCDI2 1020
19774 #define MC_CMD_SET_PARSER_DISP_CONFIG_IN_LEN(num) (8+4*(num))
19775 #define MC_CMD_SET_PARSER_DISP_CONFIG_IN_VALUE_NUM(len) (((len)-8)/4)
19776 /* the type of configuration setting to change */
19777 #define MC_CMD_SET_PARSER_DISP_CONFIG_IN_TYPE_OFST 0
19778 #define MC_CMD_SET_PARSER_DISP_CONFIG_IN_TYPE_LEN 4
19779 /* enum: Per-TXQ enable for multicast UDP destination lookup for possible
19780  * internal loopback. (ENTITY is a queue handle, VALUE is a single boolean.)
19781  */
19782 #define MC_CMD_SET_PARSER_DISP_CONFIG_IN_TXQ_MCAST_UDP_DST_LOOKUP_EN 0x0
19783 /* enum: Per-v-adaptor enable for suppression of self-transmissions on the
19784  * internal loopback path. (ENTITY is an EVB_PORT_ID, VALUE is a single
19785  * boolean.)
19786  */
19787 #define MC_CMD_SET_PARSER_DISP_CONFIG_IN_VADAPTOR_SUPPRESS_SELF_TX 0x1
19788 /* handle for the entity to update: queue handle, EVB port ID, etc. depending
19789  * on the type of configuration setting being changed
19790  */
19791 #define MC_CMD_SET_PARSER_DISP_CONFIG_IN_ENTITY_OFST 4
19792 #define MC_CMD_SET_PARSER_DISP_CONFIG_IN_ENTITY_LEN 4
19793 /* new value: the details depend on the type of configuration setting being
19794  * changed
19795  */
19796 #define MC_CMD_SET_PARSER_DISP_CONFIG_IN_VALUE_OFST 8
19797 #define MC_CMD_SET_PARSER_DISP_CONFIG_IN_VALUE_LEN 4
19798 #define MC_CMD_SET_PARSER_DISP_CONFIG_IN_VALUE_MINNUM 1
19799 #define MC_CMD_SET_PARSER_DISP_CONFIG_IN_VALUE_MAXNUM 61
19800 #define MC_CMD_SET_PARSER_DISP_CONFIG_IN_VALUE_MAXNUM_MCDI2 253
19801
19802 /* MC_CMD_SET_PARSER_DISP_CONFIG_OUT msgresponse */
19803 #define MC_CMD_SET_PARSER_DISP_CONFIG_OUT_LEN 0
19804
19805
19806 /***********************************/
19807 /* MC_CMD_GET_PARSER_DISP_CONFIG
19808  * Read configuration related to the parser-dispatcher subsystem.
19809  */
19810 #define MC_CMD_GET_PARSER_DISP_CONFIG 0xfa
19811 #undef  MC_CMD_0xfa_PRIVILEGE_CTG
19812
19813 #define MC_CMD_0xfa_PRIVILEGE_CTG SRIOV_CTG_GENERAL
19814
19815 /* MC_CMD_GET_PARSER_DISP_CONFIG_IN msgrequest */
19816 #define MC_CMD_GET_PARSER_DISP_CONFIG_IN_LEN 8
19817 /* the type of configuration setting to read */
19818 #define MC_CMD_GET_PARSER_DISP_CONFIG_IN_TYPE_OFST 0
19819 #define MC_CMD_GET_PARSER_DISP_CONFIG_IN_TYPE_LEN 4
19820 /*            Enum values, see field(s): */
19821 /*               MC_CMD_SET_PARSER_DISP_CONFIG/MC_CMD_SET_PARSER_DISP_CONFIG_IN/TYPE */
19822 /* handle for the entity to query: queue handle, EVB port ID, etc. depending on
19823  * the type of configuration setting being read
19824  */
19825 #define MC_CMD_GET_PARSER_DISP_CONFIG_IN_ENTITY_OFST 4
19826 #define MC_CMD_GET_PARSER_DISP_CONFIG_IN_ENTITY_LEN 4
19827
19828 /* MC_CMD_GET_PARSER_DISP_CONFIG_OUT msgresponse */
19829 #define MC_CMD_GET_PARSER_DISP_CONFIG_OUT_LENMIN 4
19830 #define MC_CMD_GET_PARSER_DISP_CONFIG_OUT_LENMAX 252
19831 #define MC_CMD_GET_PARSER_DISP_CONFIG_OUT_LENMAX_MCDI2 1020
19832 #define MC_CMD_GET_PARSER_DISP_CONFIG_OUT_LEN(num) (0+4*(num))
19833 #define MC_CMD_GET_PARSER_DISP_CONFIG_OUT_VALUE_NUM(len) (((len)-0)/4)
19834 /* current value: the details depend on the type of configuration setting being
19835  * read
19836  */
19837 #define MC_CMD_GET_PARSER_DISP_CONFIG_OUT_VALUE_OFST 0
19838 #define MC_CMD_GET_PARSER_DISP_CONFIG_OUT_VALUE_LEN 4
19839 #define MC_CMD_GET_PARSER_DISP_CONFIG_OUT_VALUE_MINNUM 1
19840 #define MC_CMD_GET_PARSER_DISP_CONFIG_OUT_VALUE_MAXNUM 63
19841 #define MC_CMD_GET_PARSER_DISP_CONFIG_OUT_VALUE_MAXNUM_MCDI2 255
19842
19843
19844 /***********************************/
19845 /* MC_CMD_SET_TX_PORT_SNIFF_CONFIG
19846  * Configure TX port sniffing for the physical port associated with the calling
19847  * function. Only a privileged function may change the port sniffing
19848  * configuration. A copy of all traffic transmitted through the port may be
19849  * delivered to a specific queue, or a set of queues with RSS. Note that these
19850  * packets are delivered with transmit timestamps in the packet prefix, not
19851  * receive timestamps, so it is likely that the queue(s) will need to be
19852  * dedicated as TX sniff receivers.
19853  */
19854 #define MC_CMD_SET_TX_PORT_SNIFF_CONFIG 0xfb
19855 #undef  MC_CMD_0xfb_PRIVILEGE_CTG
19856
19857 #define MC_CMD_0xfb_PRIVILEGE_CTG SRIOV_CTG_ADMIN
19858
19859 /* MC_CMD_SET_TX_PORT_SNIFF_CONFIG_IN msgrequest */
19860 #define MC_CMD_SET_TX_PORT_SNIFF_CONFIG_IN_LEN 16
19861 /* configuration flags */
19862 #define MC_CMD_SET_TX_PORT_SNIFF_CONFIG_IN_FLAGS_OFST 0
19863 #define MC_CMD_SET_TX_PORT_SNIFF_CONFIG_IN_FLAGS_LEN 4
19864 #define MC_CMD_SET_TX_PORT_SNIFF_CONFIG_IN_ENABLE_OFST 0
19865 #define MC_CMD_SET_TX_PORT_SNIFF_CONFIG_IN_ENABLE_LBN 0
19866 #define MC_CMD_SET_TX_PORT_SNIFF_CONFIG_IN_ENABLE_WIDTH 1
19867 /* receive queue handle (for RSS mode, this is the base queue) */
19868 #define MC_CMD_SET_TX_PORT_SNIFF_CONFIG_IN_RX_QUEUE_OFST 4
19869 #define MC_CMD_SET_TX_PORT_SNIFF_CONFIG_IN_RX_QUEUE_LEN 4
19870 /* receive mode */
19871 #define MC_CMD_SET_TX_PORT_SNIFF_CONFIG_IN_RX_MODE_OFST 8
19872 #define MC_CMD_SET_TX_PORT_SNIFF_CONFIG_IN_RX_MODE_LEN 4
19873 /* enum: receive to just the specified queue */
19874 #define MC_CMD_SET_TX_PORT_SNIFF_CONFIG_IN_RX_MODE_SIMPLE 0x0
19875 /* enum: receive to multiple queues using RSS context */
19876 #define MC_CMD_SET_TX_PORT_SNIFF_CONFIG_IN_RX_MODE_RSS 0x1
19877 /* RSS context (for RX_MODE_RSS) as returned by MC_CMD_RSS_CONTEXT_ALLOC. Note
19878  * that these handles should be considered opaque to the host, although a value
19879  * of 0xFFFFFFFF is guaranteed never to be a valid handle.
19880  */
19881 #define MC_CMD_SET_TX_PORT_SNIFF_CONFIG_IN_RX_CONTEXT_OFST 12
19882 #define MC_CMD_SET_TX_PORT_SNIFF_CONFIG_IN_RX_CONTEXT_LEN 4
19883
19884 /* MC_CMD_SET_TX_PORT_SNIFF_CONFIG_OUT msgresponse */
19885 #define MC_CMD_SET_TX_PORT_SNIFF_CONFIG_OUT_LEN 0
19886
19887
19888 /***********************************/
19889 /* MC_CMD_GET_TX_PORT_SNIFF_CONFIG
19890  * Obtain the current TX port sniffing configuration for the physical port
19891  * associated with the calling function. Only a privileged function may read
19892  * the configuration.
19893  */
19894 #define MC_CMD_GET_TX_PORT_SNIFF_CONFIG 0xfc
19895 #undef  MC_CMD_0xfc_PRIVILEGE_CTG
19896
19897 #define MC_CMD_0xfc_PRIVILEGE_CTG SRIOV_CTG_GENERAL
19898
19899 /* MC_CMD_GET_TX_PORT_SNIFF_CONFIG_IN msgrequest */
19900 #define MC_CMD_GET_TX_PORT_SNIFF_CONFIG_IN_LEN 0
19901
19902 /* MC_CMD_GET_TX_PORT_SNIFF_CONFIG_OUT msgresponse */
19903 #define MC_CMD_GET_TX_PORT_SNIFF_CONFIG_OUT_LEN 16
19904 /* configuration flags */
19905 #define MC_CMD_GET_TX_PORT_SNIFF_CONFIG_OUT_FLAGS_OFST 0
19906 #define MC_CMD_GET_TX_PORT_SNIFF_CONFIG_OUT_FLAGS_LEN 4
19907 #define MC_CMD_GET_TX_PORT_SNIFF_CONFIG_OUT_ENABLE_OFST 0
19908 #define MC_CMD_GET_TX_PORT_SNIFF_CONFIG_OUT_ENABLE_LBN 0
19909 #define MC_CMD_GET_TX_PORT_SNIFF_CONFIG_OUT_ENABLE_WIDTH 1
19910 /* receiving queue handle (for RSS mode, this is the base queue) */
19911 #define MC_CMD_GET_TX_PORT_SNIFF_CONFIG_OUT_RX_QUEUE_OFST 4
19912 #define MC_CMD_GET_TX_PORT_SNIFF_CONFIG_OUT_RX_QUEUE_LEN 4
19913 /* receive mode */
19914 #define MC_CMD_GET_TX_PORT_SNIFF_CONFIG_OUT_RX_MODE_OFST 8
19915 #define MC_CMD_GET_TX_PORT_SNIFF_CONFIG_OUT_RX_MODE_LEN 4
19916 /* enum: receiving to just the specified queue */
19917 #define MC_CMD_GET_TX_PORT_SNIFF_CONFIG_OUT_RX_MODE_SIMPLE 0x0
19918 /* enum: receiving to multiple queues using RSS context */
19919 #define MC_CMD_GET_TX_PORT_SNIFF_CONFIG_OUT_RX_MODE_RSS 0x1
19920 /* RSS context (for RX_MODE_RSS) */
19921 #define MC_CMD_GET_TX_PORT_SNIFF_CONFIG_OUT_RX_CONTEXT_OFST 12
19922 #define MC_CMD_GET_TX_PORT_SNIFF_CONFIG_OUT_RX_CONTEXT_LEN 4
19923
19924
19925 /***********************************/
19926 /* MC_CMD_RMON_STATS_RX_ERRORS
19927  * Per queue rx error stats.
19928  */
19929 #define MC_CMD_RMON_STATS_RX_ERRORS 0xfe
19930 #undef  MC_CMD_0xfe_PRIVILEGE_CTG
19931
19932 #define MC_CMD_0xfe_PRIVILEGE_CTG SRIOV_CTG_GENERAL
19933
19934 /* MC_CMD_RMON_STATS_RX_ERRORS_IN msgrequest */
19935 #define MC_CMD_RMON_STATS_RX_ERRORS_IN_LEN 8
19936 /* The rx queue to get stats for. */
19937 #define MC_CMD_RMON_STATS_RX_ERRORS_IN_RX_QUEUE_OFST 0
19938 #define MC_CMD_RMON_STATS_RX_ERRORS_IN_RX_QUEUE_LEN 4
19939 #define MC_CMD_RMON_STATS_RX_ERRORS_IN_FLAGS_OFST 4
19940 #define MC_CMD_RMON_STATS_RX_ERRORS_IN_FLAGS_LEN 4
19941 #define MC_CMD_RMON_STATS_RX_ERRORS_IN_RST_OFST 4
19942 #define MC_CMD_RMON_STATS_RX_ERRORS_IN_RST_LBN 0
19943 #define MC_CMD_RMON_STATS_RX_ERRORS_IN_RST_WIDTH 1
19944
19945 /* MC_CMD_RMON_STATS_RX_ERRORS_OUT msgresponse */
19946 #define MC_CMD_RMON_STATS_RX_ERRORS_OUT_LEN 16
19947 #define MC_CMD_RMON_STATS_RX_ERRORS_OUT_CRC_ERRORS_OFST 0
19948 #define MC_CMD_RMON_STATS_RX_ERRORS_OUT_CRC_ERRORS_LEN 4
19949 #define MC_CMD_RMON_STATS_RX_ERRORS_OUT_TRUNC_ERRORS_OFST 4
19950 #define MC_CMD_RMON_STATS_RX_ERRORS_OUT_TRUNC_ERRORS_LEN 4
19951 #define MC_CMD_RMON_STATS_RX_ERRORS_OUT_RX_NO_DESC_DROPS_OFST 8
19952 #define MC_CMD_RMON_STATS_RX_ERRORS_OUT_RX_NO_DESC_DROPS_LEN 4
19953 #define MC_CMD_RMON_STATS_RX_ERRORS_OUT_RX_ABORT_OFST 12
19954 #define MC_CMD_RMON_STATS_RX_ERRORS_OUT_RX_ABORT_LEN 4
19955
19956
19957 /***********************************/
19958 /* MC_CMD_GET_PCIE_RESOURCE_INFO
19959  * Find out about available PCIE resources
19960  */
19961 #define MC_CMD_GET_PCIE_RESOURCE_INFO 0xfd
19962 #undef  MC_CMD_0xfd_PRIVILEGE_CTG
19963
19964 #define MC_CMD_0xfd_PRIVILEGE_CTG SRIOV_CTG_GENERAL
19965
19966 /* MC_CMD_GET_PCIE_RESOURCE_INFO_IN msgrequest */
19967 #define MC_CMD_GET_PCIE_RESOURCE_INFO_IN_LEN 0
19968
19969 /* MC_CMD_GET_PCIE_RESOURCE_INFO_OUT msgresponse */
19970 #define MC_CMD_GET_PCIE_RESOURCE_INFO_OUT_LEN 28
19971 /* The maximum number of PFs the device can expose */
19972 #define MC_CMD_GET_PCIE_RESOURCE_INFO_OUT_MAX_PFS_OFST 0
19973 #define MC_CMD_GET_PCIE_RESOURCE_INFO_OUT_MAX_PFS_LEN 4
19974 /* The maximum number of VFs the device can expose in total */
19975 #define MC_CMD_GET_PCIE_RESOURCE_INFO_OUT_MAX_VFS_OFST 4
19976 #define MC_CMD_GET_PCIE_RESOURCE_INFO_OUT_MAX_VFS_LEN 4
19977 /* The maximum number of MSI-X vectors the device can provide in total */
19978 #define MC_CMD_GET_PCIE_RESOURCE_INFO_OUT_MAX_VECTORS_OFST 8
19979 #define MC_CMD_GET_PCIE_RESOURCE_INFO_OUT_MAX_VECTORS_LEN 4
19980 /* the number of MSI-X vectors the device will allocate by default to each PF
19981  */
19982 #define MC_CMD_GET_PCIE_RESOURCE_INFO_OUT_DEFAULT_PF_VECTORS_OFST 12
19983 #define MC_CMD_GET_PCIE_RESOURCE_INFO_OUT_DEFAULT_PF_VECTORS_LEN 4
19984 /* the number of MSI-X vectors the device will allocate by default to each VF
19985  */
19986 #define MC_CMD_GET_PCIE_RESOURCE_INFO_OUT_DEFAULT_VF_VECTORS_OFST 16
19987 #define MC_CMD_GET_PCIE_RESOURCE_INFO_OUT_DEFAULT_VF_VECTORS_LEN 4
19988 /* the maximum number of MSI-X vectors the device can allocate to any one PF */
19989 #define MC_CMD_GET_PCIE_RESOURCE_INFO_OUT_MAX_PF_VECTORS_OFST 20
19990 #define MC_CMD_GET_PCIE_RESOURCE_INFO_OUT_MAX_PF_VECTORS_LEN 4
19991 /* the maximum number of MSI-X vectors the device can allocate to any one VF */
19992 #define MC_CMD_GET_PCIE_RESOURCE_INFO_OUT_MAX_VF_VECTORS_OFST 24
19993 #define MC_CMD_GET_PCIE_RESOURCE_INFO_OUT_MAX_VF_VECTORS_LEN 4
19994
19995
19996 /***********************************/
19997 /* MC_CMD_GET_PORT_MODES
19998  * Find out about available port modes
19999  */
20000 #define MC_CMD_GET_PORT_MODES 0xff
20001 #undef  MC_CMD_0xff_PRIVILEGE_CTG
20002
20003 #define MC_CMD_0xff_PRIVILEGE_CTG SRIOV_CTG_GENERAL
20004
20005 /* MC_CMD_GET_PORT_MODES_IN msgrequest */
20006 #define MC_CMD_GET_PORT_MODES_IN_LEN 0
20007
20008 /* MC_CMD_GET_PORT_MODES_OUT msgresponse */
20009 #define MC_CMD_GET_PORT_MODES_OUT_LEN 12
20010 /* Bitmask of port modes available on the board (indexed by TLV_PORT_MODE_*)
20011  * that are supported for customer use in production firmware.
20012  */
20013 #define MC_CMD_GET_PORT_MODES_OUT_MODES_OFST 0
20014 #define MC_CMD_GET_PORT_MODES_OUT_MODES_LEN 4
20015 /* Default (canonical) board mode */
20016 #define MC_CMD_GET_PORT_MODES_OUT_DEFAULT_MODE_OFST 4
20017 #define MC_CMD_GET_PORT_MODES_OUT_DEFAULT_MODE_LEN 4
20018 /* Current board mode */
20019 #define MC_CMD_GET_PORT_MODES_OUT_CURRENT_MODE_OFST 8
20020 #define MC_CMD_GET_PORT_MODES_OUT_CURRENT_MODE_LEN 4
20021
20022 /* MC_CMD_GET_PORT_MODES_OUT_V2 msgresponse */
20023 #define MC_CMD_GET_PORT_MODES_OUT_V2_LEN 16
20024 /* Bitmask of port modes available on the board (indexed by TLV_PORT_MODE_*)
20025  * that are supported for customer use in production firmware.
20026  */
20027 #define MC_CMD_GET_PORT_MODES_OUT_V2_MODES_OFST 0
20028 #define MC_CMD_GET_PORT_MODES_OUT_V2_MODES_LEN 4
20029 /* Default (canonical) board mode */
20030 #define MC_CMD_GET_PORT_MODES_OUT_V2_DEFAULT_MODE_OFST 4
20031 #define MC_CMD_GET_PORT_MODES_OUT_V2_DEFAULT_MODE_LEN 4
20032 /* Current board mode */
20033 #define MC_CMD_GET_PORT_MODES_OUT_V2_CURRENT_MODE_OFST 8
20034 #define MC_CMD_GET_PORT_MODES_OUT_V2_CURRENT_MODE_LEN 4
20035 /* Bitmask of engineering port modes available on the board (indexed by
20036  * TLV_PORT_MODE_*). A superset of MC_CMD_GET_PORT_MODES_OUT/MODES that
20037  * contains all modes implemented in firmware for a particular board. Modes
20038  * listed in MODES are considered production modes and should be exposed in
20039  * userland tools. Modes listed in in ENGINEERING_MODES, but not in MODES
20040  * should be considered hidden (not to be exposed in userland tools) and for
20041  * engineering use only. There are no other semantic differences and any mode
20042  * listed in either MODES or ENGINEERING_MODES can be set on the board.
20043  */
20044 #define MC_CMD_GET_PORT_MODES_OUT_V2_ENGINEERING_MODES_OFST 12
20045 #define MC_CMD_GET_PORT_MODES_OUT_V2_ENGINEERING_MODES_LEN 4
20046
20047
20048 /***********************************/
20049 /* MC_CMD_OVERRIDE_PORT_MODE
20050  * Override flash config port mode for subsequent MC reboot(s). Override data
20051  * is stored in the presistent data section of DMEM and activated on next MC
20052  * warm reboot. A cold reboot resets the override. It is assumed that a
20053  * sufficient number of PFs are available and that port mapping is valid for
20054  * the new port mode, as the override does not affect PF configuration.
20055  */
20056 #define MC_CMD_OVERRIDE_PORT_MODE 0x137
20057 #undef  MC_CMD_0x137_PRIVILEGE_CTG
20058
20059 #define MC_CMD_0x137_PRIVILEGE_CTG SRIOV_CTG_ADMIN
20060
20061 /* MC_CMD_OVERRIDE_PORT_MODE_IN msgrequest */
20062 #define MC_CMD_OVERRIDE_PORT_MODE_IN_LEN 8
20063 #define MC_CMD_OVERRIDE_PORT_MODE_IN_FLAGS_OFST 0
20064 #define MC_CMD_OVERRIDE_PORT_MODE_IN_FLAGS_LEN 4
20065 #define MC_CMD_OVERRIDE_PORT_MODE_IN_ENABLE_OFST 0
20066 #define MC_CMD_OVERRIDE_PORT_MODE_IN_ENABLE_LBN 0
20067 #define MC_CMD_OVERRIDE_PORT_MODE_IN_ENABLE_WIDTH 1
20068 /* New mode (TLV_PORT_MODE_*) to set, if override enabled */
20069 #define MC_CMD_OVERRIDE_PORT_MODE_IN_MODE_OFST 4
20070 #define MC_CMD_OVERRIDE_PORT_MODE_IN_MODE_LEN 4
20071
20072 /* MC_CMD_OVERRIDE_PORT_MODE_OUT msgresponse */
20073 #define MC_CMD_OVERRIDE_PORT_MODE_OUT_LEN 0
20074
20075
20076 /***********************************/
20077 /* MC_CMD_READ_ATB
20078  * Sample voltages on the ATB
20079  */
20080 #define MC_CMD_READ_ATB 0x100
20081 #undef  MC_CMD_0x100_PRIVILEGE_CTG
20082
20083 #define MC_CMD_0x100_PRIVILEGE_CTG SRIOV_CTG_INSECURE
20084
20085 /* MC_CMD_READ_ATB_IN msgrequest */
20086 #define MC_CMD_READ_ATB_IN_LEN 16
20087 #define MC_CMD_READ_ATB_IN_SIGNAL_BUS_OFST 0
20088 #define MC_CMD_READ_ATB_IN_SIGNAL_BUS_LEN 4
20089 #define MC_CMD_READ_ATB_IN_BUS_CCOM 0x0 /* enum */
20090 #define MC_CMD_READ_ATB_IN_BUS_CKR 0x1 /* enum */
20091 #define MC_CMD_READ_ATB_IN_BUS_CPCIE 0x8 /* enum */
20092 #define MC_CMD_READ_ATB_IN_SIGNAL_EN_BITNO_OFST 4
20093 #define MC_CMD_READ_ATB_IN_SIGNAL_EN_BITNO_LEN 4
20094 #define MC_CMD_READ_ATB_IN_SIGNAL_SEL_OFST 8
20095 #define MC_CMD_READ_ATB_IN_SIGNAL_SEL_LEN 4
20096 #define MC_CMD_READ_ATB_IN_SETTLING_TIME_US_OFST 12
20097 #define MC_CMD_READ_ATB_IN_SETTLING_TIME_US_LEN 4
20098
20099 /* MC_CMD_READ_ATB_OUT msgresponse */
20100 #define MC_CMD_READ_ATB_OUT_LEN 4
20101 #define MC_CMD_READ_ATB_OUT_SAMPLE_MV_OFST 0
20102 #define MC_CMD_READ_ATB_OUT_SAMPLE_MV_LEN 4
20103
20104
20105 /***********************************/
20106 /* MC_CMD_GET_WORKAROUNDS
20107  * Read the list of all implemented and all currently enabled workarounds. The
20108  * enums here must correspond with those in MC_CMD_WORKAROUND.
20109  */
20110 #define MC_CMD_GET_WORKAROUNDS 0x59
20111 #undef  MC_CMD_0x59_PRIVILEGE_CTG
20112
20113 #define MC_CMD_0x59_PRIVILEGE_CTG SRIOV_CTG_GENERAL
20114
20115 /* MC_CMD_GET_WORKAROUNDS_OUT msgresponse */
20116 #define MC_CMD_GET_WORKAROUNDS_OUT_LEN 8
20117 /* Each workaround is represented by a single bit according to the enums below.
20118  */
20119 #define MC_CMD_GET_WORKAROUNDS_OUT_IMPLEMENTED_OFST 0
20120 #define MC_CMD_GET_WORKAROUNDS_OUT_IMPLEMENTED_LEN 4
20121 #define MC_CMD_GET_WORKAROUNDS_OUT_ENABLED_OFST 4
20122 #define MC_CMD_GET_WORKAROUNDS_OUT_ENABLED_LEN 4
20123 /* enum: Bug 17230 work around. */
20124 #define MC_CMD_GET_WORKAROUNDS_OUT_BUG17230 0x2
20125 /* enum: Bug 35388 work around (unsafe EVQ writes). */
20126 #define MC_CMD_GET_WORKAROUNDS_OUT_BUG35388 0x4
20127 /* enum: Bug35017 workaround (A64 tables must be identity map) */
20128 #define MC_CMD_GET_WORKAROUNDS_OUT_BUG35017 0x8
20129 /* enum: Bug 41750 present (MC_CMD_TRIGGER_INTERRUPT won't work) */
20130 #define MC_CMD_GET_WORKAROUNDS_OUT_BUG41750 0x10
20131 /* enum: Bug 42008 present (Interrupts can overtake associated events). Caution
20132  * - before adding code that queries this workaround, remember that there's
20133  * released Monza firmware that doesn't understand MC_CMD_WORKAROUND_BUG42008,
20134  * and will hence (incorrectly) report that the bug doesn't exist.
20135  */
20136 #define MC_CMD_GET_WORKAROUNDS_OUT_BUG42008 0x20
20137 /* enum: Bug 26807 features present in firmware (multicast filter chaining) */
20138 #define MC_CMD_GET_WORKAROUNDS_OUT_BUG26807 0x40
20139 /* enum: Bug 61265 work around (broken EVQ TMR writes). */
20140 #define MC_CMD_GET_WORKAROUNDS_OUT_BUG61265 0x80
20141
20142
20143 /***********************************/
20144 /* MC_CMD_PRIVILEGE_MASK
20145  * Read/set privileges of an arbitrary PCIe function
20146  */
20147 #define MC_CMD_PRIVILEGE_MASK 0x5a
20148 #undef  MC_CMD_0x5a_PRIVILEGE_CTG
20149
20150 #define MC_CMD_0x5a_PRIVILEGE_CTG SRIOV_CTG_GENERAL
20151
20152 /* MC_CMD_PRIVILEGE_MASK_IN msgrequest */
20153 #define MC_CMD_PRIVILEGE_MASK_IN_LEN 8
20154 /* The target function to have its mask read or set e.g. PF 0 = 0xFFFF0000, VF
20155  * 1,3 = 0x00030001
20156  */
20157 #define MC_CMD_PRIVILEGE_MASK_IN_FUNCTION_OFST 0
20158 #define MC_CMD_PRIVILEGE_MASK_IN_FUNCTION_LEN 4
20159 #define MC_CMD_PRIVILEGE_MASK_IN_FUNCTION_PF_OFST 0
20160 #define MC_CMD_PRIVILEGE_MASK_IN_FUNCTION_PF_LBN 0
20161 #define MC_CMD_PRIVILEGE_MASK_IN_FUNCTION_PF_WIDTH 16
20162 #define MC_CMD_PRIVILEGE_MASK_IN_FUNCTION_VF_OFST 0
20163 #define MC_CMD_PRIVILEGE_MASK_IN_FUNCTION_VF_LBN 16
20164 #define MC_CMD_PRIVILEGE_MASK_IN_FUNCTION_VF_WIDTH 16
20165 #define MC_CMD_PRIVILEGE_MASK_IN_VF_NULL 0xffff /* enum */
20166 /* New privilege mask to be set. The mask will only be changed if the MSB is
20167  * set to 1.
20168  */
20169 #define MC_CMD_PRIVILEGE_MASK_IN_NEW_MASK_OFST 4
20170 #define MC_CMD_PRIVILEGE_MASK_IN_NEW_MASK_LEN 4
20171 #define MC_CMD_PRIVILEGE_MASK_IN_GRP_ADMIN 0x1 /* enum */
20172 #define MC_CMD_PRIVILEGE_MASK_IN_GRP_LINK 0x2 /* enum */
20173 #define MC_CMD_PRIVILEGE_MASK_IN_GRP_ONLOAD 0x4 /* enum */
20174 #define MC_CMD_PRIVILEGE_MASK_IN_GRP_PTP 0x8 /* enum */
20175 #define MC_CMD_PRIVILEGE_MASK_IN_GRP_INSECURE_FILTERS 0x10 /* enum */
20176 /* enum: Deprecated. Equivalent to MAC_SPOOFING_TX combined with CHANGE_MAC. */
20177 #define MC_CMD_PRIVILEGE_MASK_IN_GRP_MAC_SPOOFING 0x20
20178 #define MC_CMD_PRIVILEGE_MASK_IN_GRP_UNICAST 0x40 /* enum */
20179 #define MC_CMD_PRIVILEGE_MASK_IN_GRP_MULTICAST 0x80 /* enum */
20180 #define MC_CMD_PRIVILEGE_MASK_IN_GRP_BROADCAST 0x100 /* enum */
20181 #define MC_CMD_PRIVILEGE_MASK_IN_GRP_ALL_MULTICAST 0x200 /* enum */
20182 #define MC_CMD_PRIVILEGE_MASK_IN_GRP_PROMISCUOUS 0x400 /* enum */
20183 /* enum: Allows to set the TX packets' source MAC address to any arbitrary MAC
20184  * adress.
20185  */
20186 #define MC_CMD_PRIVILEGE_MASK_IN_GRP_MAC_SPOOFING_TX 0x800
20187 /* enum: Privilege that allows a Function to change the MAC address configured
20188  * in its associated vAdapter/vPort.
20189  */
20190 #define MC_CMD_PRIVILEGE_MASK_IN_GRP_CHANGE_MAC 0x1000
20191 /* enum: Privilege that allows a Function to install filters that specify VLANs
20192  * that are not in the permit list for the associated vPort. This privilege is
20193  * primarily to support ESX where vPorts are created that restrict traffic to
20194  * only a set of permitted VLANs. See the vPort flag FLAG_VLAN_RESTRICT.
20195  */
20196 #define MC_CMD_PRIVILEGE_MASK_IN_GRP_UNRESTRICTED_VLAN 0x2000
20197 /* enum: Privilege for insecure commands. Commands that belong to this group
20198  * are not permitted on secure adapters regardless of the privilege mask.
20199  */
20200 #define MC_CMD_PRIVILEGE_MASK_IN_GRP_INSECURE 0x4000
20201 /* enum: Trusted Server Adapter (TSA) / ServerLock. Privilege for
20202  * administrator-level operations that are not allowed from the local host once
20203  * an adapter has Bound to a remote ServerLock Controller (see doxbox
20204  * SF-117064-DG for background).
20205  */
20206 #define MC_CMD_PRIVILEGE_MASK_IN_GRP_ADMIN_TSA_UNBOUND 0x8000
20207 /* enum: Set this bit to indicate that a new privilege mask is to be set,
20208  * otherwise the command will only read the existing mask.
20209  */
20210 #define MC_CMD_PRIVILEGE_MASK_IN_DO_CHANGE 0x80000000
20211
20212 /* MC_CMD_PRIVILEGE_MASK_OUT msgresponse */
20213 #define MC_CMD_PRIVILEGE_MASK_OUT_LEN 4
20214 /* For an admin function, always all the privileges are reported. */
20215 #define MC_CMD_PRIVILEGE_MASK_OUT_OLD_MASK_OFST 0
20216 #define MC_CMD_PRIVILEGE_MASK_OUT_OLD_MASK_LEN 4
20217
20218
20219 /***********************************/
20220 /* MC_CMD_LINK_STATE_MODE
20221  * Read/set link state mode of a VF
20222  */
20223 #define MC_CMD_LINK_STATE_MODE 0x5c
20224 #undef  MC_CMD_0x5c_PRIVILEGE_CTG
20225
20226 #define MC_CMD_0x5c_PRIVILEGE_CTG SRIOV_CTG_GENERAL
20227
20228 /* MC_CMD_LINK_STATE_MODE_IN msgrequest */
20229 #define MC_CMD_LINK_STATE_MODE_IN_LEN 8
20230 /* The target function to have its link state mode read or set, must be a VF
20231  * e.g. VF 1,3 = 0x00030001
20232  */
20233 #define MC_CMD_LINK_STATE_MODE_IN_FUNCTION_OFST 0
20234 #define MC_CMD_LINK_STATE_MODE_IN_FUNCTION_LEN 4
20235 #define MC_CMD_LINK_STATE_MODE_IN_FUNCTION_PF_OFST 0
20236 #define MC_CMD_LINK_STATE_MODE_IN_FUNCTION_PF_LBN 0
20237 #define MC_CMD_LINK_STATE_MODE_IN_FUNCTION_PF_WIDTH 16
20238 #define MC_CMD_LINK_STATE_MODE_IN_FUNCTION_VF_OFST 0
20239 #define MC_CMD_LINK_STATE_MODE_IN_FUNCTION_VF_LBN 16
20240 #define MC_CMD_LINK_STATE_MODE_IN_FUNCTION_VF_WIDTH 16
20241 /* New link state mode to be set */
20242 #define MC_CMD_LINK_STATE_MODE_IN_NEW_MODE_OFST 4
20243 #define MC_CMD_LINK_STATE_MODE_IN_NEW_MODE_LEN 4
20244 #define MC_CMD_LINK_STATE_MODE_IN_LINK_STATE_AUTO 0x0 /* enum */
20245 #define MC_CMD_LINK_STATE_MODE_IN_LINK_STATE_UP 0x1 /* enum */
20246 #define MC_CMD_LINK_STATE_MODE_IN_LINK_STATE_DOWN 0x2 /* enum */
20247 /* enum: Use this value to just read the existing setting without modifying it.
20248  */
20249 #define MC_CMD_LINK_STATE_MODE_IN_DO_NOT_CHANGE 0xffffffff
20250
20251 /* MC_CMD_LINK_STATE_MODE_OUT msgresponse */
20252 #define MC_CMD_LINK_STATE_MODE_OUT_LEN 4
20253 #define MC_CMD_LINK_STATE_MODE_OUT_OLD_MODE_OFST 0
20254 #define MC_CMD_LINK_STATE_MODE_OUT_OLD_MODE_LEN 4
20255
20256
20257 /***********************************/
20258 /* MC_CMD_GET_SNAPSHOT_LENGTH
20259  * Obtain the current range of allowable values for the SNAPSHOT_LENGTH
20260  * parameter to MC_CMD_INIT_RXQ.
20261  */
20262 #define MC_CMD_GET_SNAPSHOT_LENGTH 0x101
20263 #undef  MC_CMD_0x101_PRIVILEGE_CTG
20264
20265 #define MC_CMD_0x101_PRIVILEGE_CTG SRIOV_CTG_GENERAL
20266
20267 /* MC_CMD_GET_SNAPSHOT_LENGTH_IN msgrequest */
20268 #define MC_CMD_GET_SNAPSHOT_LENGTH_IN_LEN 0
20269
20270 /* MC_CMD_GET_SNAPSHOT_LENGTH_OUT msgresponse */
20271 #define MC_CMD_GET_SNAPSHOT_LENGTH_OUT_LEN 8
20272 /* Minimum acceptable snapshot length. */
20273 #define MC_CMD_GET_SNAPSHOT_LENGTH_OUT_RX_SNAPLEN_MIN_OFST 0
20274 #define MC_CMD_GET_SNAPSHOT_LENGTH_OUT_RX_SNAPLEN_MIN_LEN 4
20275 /* Maximum acceptable snapshot length. */
20276 #define MC_CMD_GET_SNAPSHOT_LENGTH_OUT_RX_SNAPLEN_MAX_OFST 4
20277 #define MC_CMD_GET_SNAPSHOT_LENGTH_OUT_RX_SNAPLEN_MAX_LEN 4
20278
20279
20280 /***********************************/
20281 /* MC_CMD_FUSE_DIAGS
20282  * Additional fuse diagnostics
20283  */
20284 #define MC_CMD_FUSE_DIAGS 0x102
20285 #undef  MC_CMD_0x102_PRIVILEGE_CTG
20286
20287 #define MC_CMD_0x102_PRIVILEGE_CTG SRIOV_CTG_INSECURE
20288
20289 /* MC_CMD_FUSE_DIAGS_IN msgrequest */
20290 #define MC_CMD_FUSE_DIAGS_IN_LEN 0
20291
20292 /* MC_CMD_FUSE_DIAGS_OUT msgresponse */
20293 #define MC_CMD_FUSE_DIAGS_OUT_LEN 48
20294 /* Total number of mismatched bits between pairs in area 0 */
20295 #define MC_CMD_FUSE_DIAGS_OUT_AREA0_MISMATCH_BITS_OFST 0
20296 #define MC_CMD_FUSE_DIAGS_OUT_AREA0_MISMATCH_BITS_LEN 4
20297 /* Total number of unexpectedly clear (set in B but not A) bits in area 0 */
20298 #define MC_CMD_FUSE_DIAGS_OUT_AREA0_PAIR_A_BAD_BITS_OFST 4
20299 #define MC_CMD_FUSE_DIAGS_OUT_AREA0_PAIR_A_BAD_BITS_LEN 4
20300 /* Total number of unexpectedly clear (set in A but not B) bits in area 0 */
20301 #define MC_CMD_FUSE_DIAGS_OUT_AREA0_PAIR_B_BAD_BITS_OFST 8
20302 #define MC_CMD_FUSE_DIAGS_OUT_AREA0_PAIR_B_BAD_BITS_LEN 4
20303 /* Checksum of data after logical OR of pairs in area 0 */
20304 #define MC_CMD_FUSE_DIAGS_OUT_AREA0_CHECKSUM_OFST 12
20305 #define MC_CMD_FUSE_DIAGS_OUT_AREA0_CHECKSUM_LEN 4
20306 /* Total number of mismatched bits between pairs in area 1 */
20307 #define MC_CMD_FUSE_DIAGS_OUT_AREA1_MISMATCH_BITS_OFST 16
20308 #define MC_CMD_FUSE_DIAGS_OUT_AREA1_MISMATCH_BITS_LEN 4
20309 /* Total number of unexpectedly clear (set in B but not A) bits in area 1 */
20310 #define MC_CMD_FUSE_DIAGS_OUT_AREA1_PAIR_A_BAD_BITS_OFST 20
20311 #define MC_CMD_FUSE_DIAGS_OUT_AREA1_PAIR_A_BAD_BITS_LEN 4
20312 /* Total number of unexpectedly clear (set in A but not B) bits in area 1 */
20313 #define MC_CMD_FUSE_DIAGS_OUT_AREA1_PAIR_B_BAD_BITS_OFST 24
20314 #define MC_CMD_FUSE_DIAGS_OUT_AREA1_PAIR_B_BAD_BITS_LEN 4
20315 /* Checksum of data after logical OR of pairs in area 1 */
20316 #define MC_CMD_FUSE_DIAGS_OUT_AREA1_CHECKSUM_OFST 28
20317 #define MC_CMD_FUSE_DIAGS_OUT_AREA1_CHECKSUM_LEN 4
20318 /* Total number of mismatched bits between pairs in area 2 */
20319 #define MC_CMD_FUSE_DIAGS_OUT_AREA2_MISMATCH_BITS_OFST 32
20320 #define MC_CMD_FUSE_DIAGS_OUT_AREA2_MISMATCH_BITS_LEN 4
20321 /* Total number of unexpectedly clear (set in B but not A) bits in area 2 */
20322 #define MC_CMD_FUSE_DIAGS_OUT_AREA2_PAIR_A_BAD_BITS_OFST 36
20323 #define MC_CMD_FUSE_DIAGS_OUT_AREA2_PAIR_A_BAD_BITS_LEN 4
20324 /* Total number of unexpectedly clear (set in A but not B) bits in area 2 */
20325 #define MC_CMD_FUSE_DIAGS_OUT_AREA2_PAIR_B_BAD_BITS_OFST 40
20326 #define MC_CMD_FUSE_DIAGS_OUT_AREA2_PAIR_B_BAD_BITS_LEN 4
20327 /* Checksum of data after logical OR of pairs in area 2 */
20328 #define MC_CMD_FUSE_DIAGS_OUT_AREA2_CHECKSUM_OFST 44
20329 #define MC_CMD_FUSE_DIAGS_OUT_AREA2_CHECKSUM_LEN 4
20330
20331
20332 /***********************************/
20333 /* MC_CMD_PRIVILEGE_MODIFY
20334  * Modify the privileges of a set of PCIe functions. Note that this operation
20335  * only effects non-admin functions unless the admin privilege itself is
20336  * included in one of the masks provided.
20337  */
20338 #define MC_CMD_PRIVILEGE_MODIFY 0x60
20339 #undef  MC_CMD_0x60_PRIVILEGE_CTG
20340
20341 #define MC_CMD_0x60_PRIVILEGE_CTG SRIOV_CTG_ADMIN
20342
20343 /* MC_CMD_PRIVILEGE_MODIFY_IN msgrequest */
20344 #define MC_CMD_PRIVILEGE_MODIFY_IN_LEN 16
20345 /* The groups of functions to have their privilege masks modified. */
20346 #define MC_CMD_PRIVILEGE_MODIFY_IN_FN_GROUP_OFST 0
20347 #define MC_CMD_PRIVILEGE_MODIFY_IN_FN_GROUP_LEN 4
20348 #define MC_CMD_PRIVILEGE_MODIFY_IN_NONE 0x0 /* enum */
20349 #define MC_CMD_PRIVILEGE_MODIFY_IN_ALL 0x1 /* enum */
20350 #define MC_CMD_PRIVILEGE_MODIFY_IN_PFS_ONLY 0x2 /* enum */
20351 #define MC_CMD_PRIVILEGE_MODIFY_IN_VFS_ONLY 0x3 /* enum */
20352 #define MC_CMD_PRIVILEGE_MODIFY_IN_VFS_OF_PF 0x4 /* enum */
20353 #define MC_CMD_PRIVILEGE_MODIFY_IN_ONE 0x5 /* enum */
20354 /* For VFS_OF_PF specify the PF, for ONE specify the target function */
20355 #define MC_CMD_PRIVILEGE_MODIFY_IN_FUNCTION_OFST 4
20356 #define MC_CMD_PRIVILEGE_MODIFY_IN_FUNCTION_LEN 4
20357 #define MC_CMD_PRIVILEGE_MODIFY_IN_FUNCTION_PF_OFST 4
20358 #define MC_CMD_PRIVILEGE_MODIFY_IN_FUNCTION_PF_LBN 0
20359 #define MC_CMD_PRIVILEGE_MODIFY_IN_FUNCTION_PF_WIDTH 16
20360 #define MC_CMD_PRIVILEGE_MODIFY_IN_FUNCTION_VF_OFST 4
20361 #define MC_CMD_PRIVILEGE_MODIFY_IN_FUNCTION_VF_LBN 16
20362 #define MC_CMD_PRIVILEGE_MODIFY_IN_FUNCTION_VF_WIDTH 16
20363 /* Privileges to be added to the target functions. For privilege definitions
20364  * refer to the command MC_CMD_PRIVILEGE_MASK
20365  */
20366 #define MC_CMD_PRIVILEGE_MODIFY_IN_ADD_MASK_OFST 8
20367 #define MC_CMD_PRIVILEGE_MODIFY_IN_ADD_MASK_LEN 4
20368 /* Privileges to be removed from the target functions. For privilege
20369  * definitions refer to the command MC_CMD_PRIVILEGE_MASK
20370  */
20371 #define MC_CMD_PRIVILEGE_MODIFY_IN_REMOVE_MASK_OFST 12
20372 #define MC_CMD_PRIVILEGE_MODIFY_IN_REMOVE_MASK_LEN 4
20373
20374 /* MC_CMD_PRIVILEGE_MODIFY_OUT msgresponse */
20375 #define MC_CMD_PRIVILEGE_MODIFY_OUT_LEN 0
20376
20377
20378 /***********************************/
20379 /* MC_CMD_XPM_READ_BYTES
20380  * Read XPM memory
20381  */
20382 #define MC_CMD_XPM_READ_BYTES 0x103
20383 #undef  MC_CMD_0x103_PRIVILEGE_CTG
20384
20385 #define MC_CMD_0x103_PRIVILEGE_CTG SRIOV_CTG_ADMIN
20386
20387 /* MC_CMD_XPM_READ_BYTES_IN msgrequest */
20388 #define MC_CMD_XPM_READ_BYTES_IN_LEN 8
20389 /* Start address (byte) */
20390 #define MC_CMD_XPM_READ_BYTES_IN_ADDR_OFST 0
20391 #define MC_CMD_XPM_READ_BYTES_IN_ADDR_LEN 4
20392 /* Count (bytes) */
20393 #define MC_CMD_XPM_READ_BYTES_IN_COUNT_OFST 4
20394 #define MC_CMD_XPM_READ_BYTES_IN_COUNT_LEN 4
20395
20396 /* MC_CMD_XPM_READ_BYTES_OUT msgresponse */
20397 #define MC_CMD_XPM_READ_BYTES_OUT_LENMIN 0
20398 #define MC_CMD_XPM_READ_BYTES_OUT_LENMAX 252
20399 #define MC_CMD_XPM_READ_BYTES_OUT_LENMAX_MCDI2 1020
20400 #define MC_CMD_XPM_READ_BYTES_OUT_LEN(num) (0+1*(num))
20401 #define MC_CMD_XPM_READ_BYTES_OUT_DATA_NUM(len) (((len)-0)/1)
20402 /* Data */
20403 #define MC_CMD_XPM_READ_BYTES_OUT_DATA_OFST 0
20404 #define MC_CMD_XPM_READ_BYTES_OUT_DATA_LEN 1
20405 #define MC_CMD_XPM_READ_BYTES_OUT_DATA_MINNUM 0
20406 #define MC_CMD_XPM_READ_BYTES_OUT_DATA_MAXNUM 252
20407 #define MC_CMD_XPM_READ_BYTES_OUT_DATA_MAXNUM_MCDI2 1020
20408
20409
20410 /***********************************/
20411 /* MC_CMD_XPM_WRITE_BYTES
20412  * Write XPM memory
20413  */
20414 #define MC_CMD_XPM_WRITE_BYTES 0x104
20415 #undef  MC_CMD_0x104_PRIVILEGE_CTG
20416
20417 #define MC_CMD_0x104_PRIVILEGE_CTG SRIOV_CTG_INSECURE
20418
20419 /* MC_CMD_XPM_WRITE_BYTES_IN msgrequest */
20420 #define MC_CMD_XPM_WRITE_BYTES_IN_LENMIN 8
20421 #define MC_CMD_XPM_WRITE_BYTES_IN_LENMAX 252
20422 #define MC_CMD_XPM_WRITE_BYTES_IN_LENMAX_MCDI2 1020
20423 #define MC_CMD_XPM_WRITE_BYTES_IN_LEN(num) (8+1*(num))
20424 #define MC_CMD_XPM_WRITE_BYTES_IN_DATA_NUM(len) (((len)-8)/1)
20425 /* Start address (byte) */
20426 #define MC_CMD_XPM_WRITE_BYTES_IN_ADDR_OFST 0
20427 #define MC_CMD_XPM_WRITE_BYTES_IN_ADDR_LEN 4
20428 /* Count (bytes) */
20429 #define MC_CMD_XPM_WRITE_BYTES_IN_COUNT_OFST 4
20430 #define MC_CMD_XPM_WRITE_BYTES_IN_COUNT_LEN 4
20431 /* Data */
20432 #define MC_CMD_XPM_WRITE_BYTES_IN_DATA_OFST 8
20433 #define MC_CMD_XPM_WRITE_BYTES_IN_DATA_LEN 1
20434 #define MC_CMD_XPM_WRITE_BYTES_IN_DATA_MINNUM 0
20435 #define MC_CMD_XPM_WRITE_BYTES_IN_DATA_MAXNUM 244
20436 #define MC_CMD_XPM_WRITE_BYTES_IN_DATA_MAXNUM_MCDI2 1012
20437
20438 /* MC_CMD_XPM_WRITE_BYTES_OUT msgresponse */
20439 #define MC_CMD_XPM_WRITE_BYTES_OUT_LEN 0
20440
20441
20442 /***********************************/
20443 /* MC_CMD_XPM_READ_SECTOR
20444  * Read XPM sector
20445  */
20446 #define MC_CMD_XPM_READ_SECTOR 0x105
20447 #undef  MC_CMD_0x105_PRIVILEGE_CTG
20448
20449 #define MC_CMD_0x105_PRIVILEGE_CTG SRIOV_CTG_INSECURE
20450
20451 /* MC_CMD_XPM_READ_SECTOR_IN msgrequest */
20452 #define MC_CMD_XPM_READ_SECTOR_IN_LEN 8
20453 /* Sector index */
20454 #define MC_CMD_XPM_READ_SECTOR_IN_INDEX_OFST 0
20455 #define MC_CMD_XPM_READ_SECTOR_IN_INDEX_LEN 4
20456 /* Sector size */
20457 #define MC_CMD_XPM_READ_SECTOR_IN_SIZE_OFST 4
20458 #define MC_CMD_XPM_READ_SECTOR_IN_SIZE_LEN 4
20459
20460 /* MC_CMD_XPM_READ_SECTOR_OUT msgresponse */
20461 #define MC_CMD_XPM_READ_SECTOR_OUT_LENMIN 4
20462 #define MC_CMD_XPM_READ_SECTOR_OUT_LENMAX 36
20463 #define MC_CMD_XPM_READ_SECTOR_OUT_LENMAX_MCDI2 36
20464 #define MC_CMD_XPM_READ_SECTOR_OUT_LEN(num) (4+1*(num))
20465 #define MC_CMD_XPM_READ_SECTOR_OUT_DATA_NUM(len) (((len)-4)/1)
20466 /* Sector type */
20467 #define MC_CMD_XPM_READ_SECTOR_OUT_TYPE_OFST 0
20468 #define MC_CMD_XPM_READ_SECTOR_OUT_TYPE_LEN 4
20469 #define MC_CMD_XPM_READ_SECTOR_OUT_BLANK 0x0 /* enum */
20470 #define MC_CMD_XPM_READ_SECTOR_OUT_CRYPTO_KEY_128 0x1 /* enum */
20471 #define MC_CMD_XPM_READ_SECTOR_OUT_CRYPTO_KEY_256 0x2 /* enum */
20472 #define MC_CMD_XPM_READ_SECTOR_OUT_CRYPTO_DATA 0x3 /* enum */
20473 #define MC_CMD_XPM_READ_SECTOR_OUT_INVALID 0xff /* enum */
20474 /* Sector data */
20475 #define MC_CMD_XPM_READ_SECTOR_OUT_DATA_OFST 4
20476 #define MC_CMD_XPM_READ_SECTOR_OUT_DATA_LEN 1
20477 #define MC_CMD_XPM_READ_SECTOR_OUT_DATA_MINNUM 0
20478 #define MC_CMD_XPM_READ_SECTOR_OUT_DATA_MAXNUM 32
20479 #define MC_CMD_XPM_READ_SECTOR_OUT_DATA_MAXNUM_MCDI2 32
20480
20481
20482 /***********************************/
20483 /* MC_CMD_XPM_WRITE_SECTOR
20484  * Write XPM sector
20485  */
20486 #define MC_CMD_XPM_WRITE_SECTOR 0x106
20487 #undef  MC_CMD_0x106_PRIVILEGE_CTG
20488
20489 #define MC_CMD_0x106_PRIVILEGE_CTG SRIOV_CTG_INSECURE
20490
20491 /* MC_CMD_XPM_WRITE_SECTOR_IN msgrequest */
20492 #define MC_CMD_XPM_WRITE_SECTOR_IN_LENMIN 12
20493 #define MC_CMD_XPM_WRITE_SECTOR_IN_LENMAX 44
20494 #define MC_CMD_XPM_WRITE_SECTOR_IN_LENMAX_MCDI2 44
20495 #define MC_CMD_XPM_WRITE_SECTOR_IN_LEN(num) (12+1*(num))
20496 #define MC_CMD_XPM_WRITE_SECTOR_IN_DATA_NUM(len) (((len)-12)/1)
20497 /* If writing fails due to an uncorrectable error, try up to RETRIES following
20498  * sectors (or until no more space available). If 0, only one write attempt is
20499  * made. Note that uncorrectable errors are unlikely, thanks to XPM self-repair
20500  * mechanism.
20501  */
20502 #define MC_CMD_XPM_WRITE_SECTOR_IN_RETRIES_OFST 0
20503 #define MC_CMD_XPM_WRITE_SECTOR_IN_RETRIES_LEN 1
20504 #define MC_CMD_XPM_WRITE_SECTOR_IN_RESERVED_OFST 1
20505 #define MC_CMD_XPM_WRITE_SECTOR_IN_RESERVED_LEN 3
20506 /* Sector type */
20507 #define MC_CMD_XPM_WRITE_SECTOR_IN_TYPE_OFST 4
20508 #define MC_CMD_XPM_WRITE_SECTOR_IN_TYPE_LEN 4
20509 /*            Enum values, see field(s): */
20510 /*               MC_CMD_XPM_READ_SECTOR/MC_CMD_XPM_READ_SECTOR_OUT/TYPE */
20511 /* Sector size */
20512 #define MC_CMD_XPM_WRITE_SECTOR_IN_SIZE_OFST 8
20513 #define MC_CMD_XPM_WRITE_SECTOR_IN_SIZE_LEN 4
20514 /* Sector data */
20515 #define MC_CMD_XPM_WRITE_SECTOR_IN_DATA_OFST 12
20516 #define MC_CMD_XPM_WRITE_SECTOR_IN_DATA_LEN 1
20517 #define MC_CMD_XPM_WRITE_SECTOR_IN_DATA_MINNUM 0
20518 #define MC_CMD_XPM_WRITE_SECTOR_IN_DATA_MAXNUM 32
20519 #define MC_CMD_XPM_WRITE_SECTOR_IN_DATA_MAXNUM_MCDI2 32
20520
20521 /* MC_CMD_XPM_WRITE_SECTOR_OUT msgresponse */
20522 #define MC_CMD_XPM_WRITE_SECTOR_OUT_LEN 4
20523 /* New sector index */
20524 #define MC_CMD_XPM_WRITE_SECTOR_OUT_INDEX_OFST 0
20525 #define MC_CMD_XPM_WRITE_SECTOR_OUT_INDEX_LEN 4
20526
20527
20528 /***********************************/
20529 /* MC_CMD_XPM_INVALIDATE_SECTOR
20530  * Invalidate XPM sector
20531  */
20532 #define MC_CMD_XPM_INVALIDATE_SECTOR 0x107
20533 #undef  MC_CMD_0x107_PRIVILEGE_CTG
20534
20535 #define MC_CMD_0x107_PRIVILEGE_CTG SRIOV_CTG_INSECURE
20536
20537 /* MC_CMD_XPM_INVALIDATE_SECTOR_IN msgrequest */
20538 #define MC_CMD_XPM_INVALIDATE_SECTOR_IN_LEN 4
20539 /* Sector index */
20540 #define MC_CMD_XPM_INVALIDATE_SECTOR_IN_INDEX_OFST 0
20541 #define MC_CMD_XPM_INVALIDATE_SECTOR_IN_INDEX_LEN 4
20542
20543 /* MC_CMD_XPM_INVALIDATE_SECTOR_OUT msgresponse */
20544 #define MC_CMD_XPM_INVALIDATE_SECTOR_OUT_LEN 0
20545
20546
20547 /***********************************/
20548 /* MC_CMD_XPM_BLANK_CHECK
20549  * Blank-check XPM memory and report bad locations
20550  */
20551 #define MC_CMD_XPM_BLANK_CHECK 0x108
20552 #undef  MC_CMD_0x108_PRIVILEGE_CTG
20553
20554 #define MC_CMD_0x108_PRIVILEGE_CTG SRIOV_CTG_INSECURE
20555
20556 /* MC_CMD_XPM_BLANK_CHECK_IN msgrequest */
20557 #define MC_CMD_XPM_BLANK_CHECK_IN_LEN 8
20558 /* Start address (byte) */
20559 #define MC_CMD_XPM_BLANK_CHECK_IN_ADDR_OFST 0
20560 #define MC_CMD_XPM_BLANK_CHECK_IN_ADDR_LEN 4
20561 /* Count (bytes) */
20562 #define MC_CMD_XPM_BLANK_CHECK_IN_COUNT_OFST 4
20563 #define MC_CMD_XPM_BLANK_CHECK_IN_COUNT_LEN 4
20564
20565 /* MC_CMD_XPM_BLANK_CHECK_OUT msgresponse */
20566 #define MC_CMD_XPM_BLANK_CHECK_OUT_LENMIN 4
20567 #define MC_CMD_XPM_BLANK_CHECK_OUT_LENMAX 252
20568 #define MC_CMD_XPM_BLANK_CHECK_OUT_LENMAX_MCDI2 1020
20569 #define MC_CMD_XPM_BLANK_CHECK_OUT_LEN(num) (4+2*(num))
20570 #define MC_CMD_XPM_BLANK_CHECK_OUT_BAD_ADDR_NUM(len) (((len)-4)/2)
20571 /* Total number of bad (non-blank) locations */
20572 #define MC_CMD_XPM_BLANK_CHECK_OUT_BAD_COUNT_OFST 0
20573 #define MC_CMD_XPM_BLANK_CHECK_OUT_BAD_COUNT_LEN 4
20574 /* Addresses of bad locations (may be less than BAD_COUNT, if all cannot fit
20575  * into MCDI response)
20576  */
20577 #define MC_CMD_XPM_BLANK_CHECK_OUT_BAD_ADDR_OFST 4
20578 #define MC_CMD_XPM_BLANK_CHECK_OUT_BAD_ADDR_LEN 2
20579 #define MC_CMD_XPM_BLANK_CHECK_OUT_BAD_ADDR_MINNUM 0
20580 #define MC_CMD_XPM_BLANK_CHECK_OUT_BAD_ADDR_MAXNUM 124
20581 #define MC_CMD_XPM_BLANK_CHECK_OUT_BAD_ADDR_MAXNUM_MCDI2 508
20582
20583
20584 /***********************************/
20585 /* MC_CMD_XPM_REPAIR
20586  * Blank-check and repair XPM memory
20587  */
20588 #define MC_CMD_XPM_REPAIR 0x109
20589 #undef  MC_CMD_0x109_PRIVILEGE_CTG
20590
20591 #define MC_CMD_0x109_PRIVILEGE_CTG SRIOV_CTG_INSECURE
20592
20593 /* MC_CMD_XPM_REPAIR_IN msgrequest */
20594 #define MC_CMD_XPM_REPAIR_IN_LEN 8
20595 /* Start address (byte) */
20596 #define MC_CMD_XPM_REPAIR_IN_ADDR_OFST 0
20597 #define MC_CMD_XPM_REPAIR_IN_ADDR_LEN 4
20598 /* Count (bytes) */
20599 #define MC_CMD_XPM_REPAIR_IN_COUNT_OFST 4
20600 #define MC_CMD_XPM_REPAIR_IN_COUNT_LEN 4
20601
20602 /* MC_CMD_XPM_REPAIR_OUT msgresponse */
20603 #define MC_CMD_XPM_REPAIR_OUT_LEN 0
20604
20605
20606 /***********************************/
20607 /* MC_CMD_XPM_DECODER_TEST
20608  * Test XPM memory address decoders for gross manufacturing defects. Can only
20609  * be performed on an unprogrammed part.
20610  */
20611 #define MC_CMD_XPM_DECODER_TEST 0x10a
20612 #undef  MC_CMD_0x10a_PRIVILEGE_CTG
20613
20614 #define MC_CMD_0x10a_PRIVILEGE_CTG SRIOV_CTG_INSECURE
20615
20616 /* MC_CMD_XPM_DECODER_TEST_IN msgrequest */
20617 #define MC_CMD_XPM_DECODER_TEST_IN_LEN 0
20618
20619 /* MC_CMD_XPM_DECODER_TEST_OUT msgresponse */
20620 #define MC_CMD_XPM_DECODER_TEST_OUT_LEN 0
20621
20622
20623 /***********************************/
20624 /* MC_CMD_XPM_WRITE_TEST
20625  * XPM memory write test. Test XPM write logic for gross manufacturing defects
20626  * by writing to a dedicated test row. There are 16 locations in the test row
20627  * and the test can only be performed on locations that have not been
20628  * previously used (i.e. can be run at most 16 times). The test will pick the
20629  * first available location to use, or fail with ENOSPC if none left.
20630  */
20631 #define MC_CMD_XPM_WRITE_TEST 0x10b
20632 #undef  MC_CMD_0x10b_PRIVILEGE_CTG
20633
20634 #define MC_CMD_0x10b_PRIVILEGE_CTG SRIOV_CTG_INSECURE
20635
20636 /* MC_CMD_XPM_WRITE_TEST_IN msgrequest */
20637 #define MC_CMD_XPM_WRITE_TEST_IN_LEN 0
20638
20639 /* MC_CMD_XPM_WRITE_TEST_OUT msgresponse */
20640 #define MC_CMD_XPM_WRITE_TEST_OUT_LEN 0
20641
20642
20643 /***********************************/
20644 /* MC_CMD_EXEC_SIGNED
20645  * Check the CMAC of the contents of IMEM and DMEM against the value supplied
20646  * and if correct begin execution from the start of IMEM. The caller supplies a
20647  * key ID, the length of IMEM and DMEM to validate and the expected CMAC. CMAC
20648  * computation runs from the start of IMEM, and from the start of DMEM + 16k,
20649  * to match flash booting. The command will respond with EINVAL if the CMAC
20650  * does match, otherwise it will respond with success before it jumps to IMEM.
20651  */
20652 #define MC_CMD_EXEC_SIGNED 0x10c
20653 #undef  MC_CMD_0x10c_PRIVILEGE_CTG
20654
20655 #define MC_CMD_0x10c_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
20656
20657 /* MC_CMD_EXEC_SIGNED_IN msgrequest */
20658 #define MC_CMD_EXEC_SIGNED_IN_LEN 28
20659 /* the length of code to include in the CMAC */
20660 #define MC_CMD_EXEC_SIGNED_IN_CODELEN_OFST 0
20661 #define MC_CMD_EXEC_SIGNED_IN_CODELEN_LEN 4
20662 /* the length of date to include in the CMAC */
20663 #define MC_CMD_EXEC_SIGNED_IN_DATALEN_OFST 4
20664 #define MC_CMD_EXEC_SIGNED_IN_DATALEN_LEN 4
20665 /* the XPM sector containing the key to use */
20666 #define MC_CMD_EXEC_SIGNED_IN_KEYSECTOR_OFST 8
20667 #define MC_CMD_EXEC_SIGNED_IN_KEYSECTOR_LEN 4
20668 /* the expected CMAC value */
20669 #define MC_CMD_EXEC_SIGNED_IN_CMAC_OFST 12
20670 #define MC_CMD_EXEC_SIGNED_IN_CMAC_LEN 16
20671
20672 /* MC_CMD_EXEC_SIGNED_OUT msgresponse */
20673 #define MC_CMD_EXEC_SIGNED_OUT_LEN 0
20674
20675
20676 /***********************************/
20677 /* MC_CMD_PREPARE_SIGNED
20678  * Prepare to upload a signed image. This will scrub the specified length of
20679  * the data region, which must be at least as large as the DATALEN supplied to
20680  * MC_CMD_EXEC_SIGNED.
20681  */
20682 #define MC_CMD_PREPARE_SIGNED 0x10d
20683 #undef  MC_CMD_0x10d_PRIVILEGE_CTG
20684
20685 #define MC_CMD_0x10d_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
20686
20687 /* MC_CMD_PREPARE_SIGNED_IN msgrequest */
20688 #define MC_CMD_PREPARE_SIGNED_IN_LEN 4
20689 /* the length of data area to clear */
20690 #define MC_CMD_PREPARE_SIGNED_IN_DATALEN_OFST 0
20691 #define MC_CMD_PREPARE_SIGNED_IN_DATALEN_LEN 4
20692
20693 /* MC_CMD_PREPARE_SIGNED_OUT msgresponse */
20694 #define MC_CMD_PREPARE_SIGNED_OUT_LEN 0
20695
20696
20697 /***********************************/
20698 /* MC_CMD_SET_SECURITY_RULE
20699  * Set blacklist and/or whitelist action for a particular match criteria.
20700  * (Medford-only; for use by SolarSecure apps, not directly by drivers. See
20701  * SF-114946-SW.) NOTE - this message definition is provisional. It has not yet
20702  * been used in any released code and may change during development. This note
20703  * will be removed once it is regarded as stable.
20704  */
20705 #define MC_CMD_SET_SECURITY_RULE 0x10f
20706 #undef  MC_CMD_0x10f_PRIVILEGE_CTG
20707
20708 #define MC_CMD_0x10f_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
20709
20710 /* MC_CMD_SET_SECURITY_RULE_IN msgrequest */
20711 #define MC_CMD_SET_SECURITY_RULE_IN_LEN 92
20712 /* fields to include in match criteria */
20713 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_FIELDS_OFST 0
20714 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_FIELDS_LEN 4
20715 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_REMOTE_IP_OFST 0
20716 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_REMOTE_IP_LBN 0
20717 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_REMOTE_IP_WIDTH 1
20718 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_LOCAL_IP_OFST 0
20719 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_LOCAL_IP_LBN 1
20720 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_LOCAL_IP_WIDTH 1
20721 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_REMOTE_MAC_OFST 0
20722 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_REMOTE_MAC_LBN 2
20723 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_REMOTE_MAC_WIDTH 1
20724 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_REMOTE_PORT_OFST 0
20725 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_REMOTE_PORT_LBN 3
20726 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_REMOTE_PORT_WIDTH 1
20727 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_LOCAL_MAC_OFST 0
20728 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_LOCAL_MAC_LBN 4
20729 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_LOCAL_MAC_WIDTH 1
20730 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_LOCAL_PORT_OFST 0
20731 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_LOCAL_PORT_LBN 5
20732 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_LOCAL_PORT_WIDTH 1
20733 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_ETHER_TYPE_OFST 0
20734 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_ETHER_TYPE_LBN 6
20735 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_ETHER_TYPE_WIDTH 1
20736 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_INNER_VLAN_OFST 0
20737 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_INNER_VLAN_LBN 7
20738 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_INNER_VLAN_WIDTH 1
20739 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_OUTER_VLAN_OFST 0
20740 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_OUTER_VLAN_LBN 8
20741 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_OUTER_VLAN_WIDTH 1
20742 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_IP_PROTO_OFST 0
20743 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_IP_PROTO_LBN 9
20744 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_IP_PROTO_WIDTH 1
20745 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_PHYSICAL_PORT_OFST 0
20746 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_PHYSICAL_PORT_LBN 10
20747 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_PHYSICAL_PORT_WIDTH 1
20748 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_RESERVED_OFST 0
20749 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_RESERVED_LBN 11
20750 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_RESERVED_WIDTH 1
20751 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_REMOTE_SUBNET_ID_OFST 0
20752 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_REMOTE_SUBNET_ID_LBN 12
20753 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_REMOTE_SUBNET_ID_WIDTH 1
20754 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_REMOTE_PORTRANGE_ID_OFST 0
20755 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_REMOTE_PORTRANGE_ID_LBN 13
20756 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_REMOTE_PORTRANGE_ID_WIDTH 1
20757 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_LOCAL_PORTRANGE_ID_OFST 0
20758 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_LOCAL_PORTRANGE_ID_LBN 14
20759 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_LOCAL_PORTRANGE_ID_WIDTH 1
20760 /* remote MAC address to match (as bytes in network order) */
20761 #define MC_CMD_SET_SECURITY_RULE_IN_REMOTE_MAC_OFST 4
20762 #define MC_CMD_SET_SECURITY_RULE_IN_REMOTE_MAC_LEN 6
20763 /* remote port to match (as bytes in network order) */
20764 #define MC_CMD_SET_SECURITY_RULE_IN_REMOTE_PORT_OFST 10
20765 #define MC_CMD_SET_SECURITY_RULE_IN_REMOTE_PORT_LEN 2
20766 /* local MAC address to match (as bytes in network order) */
20767 #define MC_CMD_SET_SECURITY_RULE_IN_LOCAL_MAC_OFST 12
20768 #define MC_CMD_SET_SECURITY_RULE_IN_LOCAL_MAC_LEN 6
20769 /* local port to match (as bytes in network order) */
20770 #define MC_CMD_SET_SECURITY_RULE_IN_LOCAL_PORT_OFST 18
20771 #define MC_CMD_SET_SECURITY_RULE_IN_LOCAL_PORT_LEN 2
20772 /* Ethernet type to match (as bytes in network order) */
20773 #define MC_CMD_SET_SECURITY_RULE_IN_ETHER_TYPE_OFST 20
20774 #define MC_CMD_SET_SECURITY_RULE_IN_ETHER_TYPE_LEN 2
20775 /* Inner VLAN tag to match (as bytes in network order) */
20776 #define MC_CMD_SET_SECURITY_RULE_IN_INNER_VLAN_OFST 22
20777 #define MC_CMD_SET_SECURITY_RULE_IN_INNER_VLAN_LEN 2
20778 /* Outer VLAN tag to match (as bytes in network order) */
20779 #define MC_CMD_SET_SECURITY_RULE_IN_OUTER_VLAN_OFST 24
20780 #define MC_CMD_SET_SECURITY_RULE_IN_OUTER_VLAN_LEN 2
20781 /* IP protocol to match (in low byte; set high byte to 0) */
20782 #define MC_CMD_SET_SECURITY_RULE_IN_IP_PROTO_OFST 26
20783 #define MC_CMD_SET_SECURITY_RULE_IN_IP_PROTO_LEN 2
20784 /* Physical port to match (as little-endian 32-bit value) */
20785 #define MC_CMD_SET_SECURITY_RULE_IN_PHYSICAL_PORT_OFST 28
20786 #define MC_CMD_SET_SECURITY_RULE_IN_PHYSICAL_PORT_LEN 4
20787 /* Reserved; set to 0 */
20788 #define MC_CMD_SET_SECURITY_RULE_IN_RESERVED_OFST 32
20789 #define MC_CMD_SET_SECURITY_RULE_IN_RESERVED_LEN 4
20790 /* remote IP address to match (as bytes in network order; set last 12 bytes to
20791  * 0 for IPv4 address)
20792  */
20793 #define MC_CMD_SET_SECURITY_RULE_IN_REMOTE_IP_OFST 36
20794 #define MC_CMD_SET_SECURITY_RULE_IN_REMOTE_IP_LEN 16
20795 /* local IP address to match (as bytes in network order; set last 12 bytes to 0
20796  * for IPv4 address)
20797  */
20798 #define MC_CMD_SET_SECURITY_RULE_IN_LOCAL_IP_OFST 52
20799 #define MC_CMD_SET_SECURITY_RULE_IN_LOCAL_IP_LEN 16
20800 /* remote subnet ID to match (as little-endian 32-bit value); note that remote
20801  * subnets are matched by mapping the remote IP address to a "subnet ID" via a
20802  * data structure which must already have been configured using
20803  * MC_CMD_SUBNET_MAP_SET_NODE appropriately
20804  */
20805 #define MC_CMD_SET_SECURITY_RULE_IN_REMOTE_SUBNET_ID_OFST 68
20806 #define MC_CMD_SET_SECURITY_RULE_IN_REMOTE_SUBNET_ID_LEN 4
20807 /* remote portrange ID to match (as little-endian 32-bit value); note that
20808  * remote port ranges are matched by mapping the remote port to a "portrange
20809  * ID" via a data structure which must already have been configured using
20810  * MC_CMD_REMOTE_PORTRANGE_MAP_SET_TREE
20811  */
20812 #define MC_CMD_SET_SECURITY_RULE_IN_REMOTE_PORTRANGE_ID_OFST 72
20813 #define MC_CMD_SET_SECURITY_RULE_IN_REMOTE_PORTRANGE_ID_LEN 4
20814 /* local portrange ID to match (as little-endian 32-bit value); note that local
20815  * port ranges are matched by mapping the local port to a "portrange ID" via a
20816  * data structure which must already have been configured using
20817  * MC_CMD_LOCAL_PORTRANGE_MAP_SET_TREE
20818  */
20819 #define MC_CMD_SET_SECURITY_RULE_IN_LOCAL_PORTRANGE_ID_OFST 76
20820 #define MC_CMD_SET_SECURITY_RULE_IN_LOCAL_PORTRANGE_ID_LEN 4
20821 /* set the action for transmitted packets matching this rule */
20822 #define MC_CMD_SET_SECURITY_RULE_IN_TX_ACTION_OFST 80
20823 #define MC_CMD_SET_SECURITY_RULE_IN_TX_ACTION_LEN 4
20824 /* enum: make no decision */
20825 #define MC_CMD_SET_SECURITY_RULE_IN_TX_ACTION_NONE 0x0
20826 /* enum: decide to accept the packet */
20827 #define MC_CMD_SET_SECURITY_RULE_IN_TX_ACTION_WHITELIST 0x1
20828 /* enum: decide to drop the packet */
20829 #define MC_CMD_SET_SECURITY_RULE_IN_TX_ACTION_BLACKLIST 0x2
20830 /* enum: inform the TSA controller about some sample of packets matching this
20831  * rule (via MC_CMD_TSA_INFO_IN_PKT_SAMPLE messages); may be bitwise-ORed with
20832  * either the WHITELIST or BLACKLIST action
20833  */
20834 #define MC_CMD_SET_SECURITY_RULE_IN_TX_ACTION_SAMPLE 0x4
20835 /* enum: do not change the current TX action */
20836 #define MC_CMD_SET_SECURITY_RULE_IN_TX_ACTION_UNCHANGED 0xffffffff
20837 /* set the action for received packets matching this rule */
20838 #define MC_CMD_SET_SECURITY_RULE_IN_RX_ACTION_OFST 84
20839 #define MC_CMD_SET_SECURITY_RULE_IN_RX_ACTION_LEN 4
20840 /* enum: make no decision */
20841 #define MC_CMD_SET_SECURITY_RULE_IN_RX_ACTION_NONE 0x0
20842 /* enum: decide to accept the packet */
20843 #define MC_CMD_SET_SECURITY_RULE_IN_RX_ACTION_WHITELIST 0x1
20844 /* enum: decide to drop the packet */
20845 #define MC_CMD_SET_SECURITY_RULE_IN_RX_ACTION_BLACKLIST 0x2
20846 /* enum: inform the TSA controller about some sample of packets matching this
20847  * rule (via MC_CMD_TSA_INFO_IN_PKT_SAMPLE messages); may be bitwise-ORed with
20848  * either the WHITELIST or BLACKLIST action
20849  */
20850 #define MC_CMD_SET_SECURITY_RULE_IN_RX_ACTION_SAMPLE 0x4
20851 /* enum: do not change the current RX action */
20852 #define MC_CMD_SET_SECURITY_RULE_IN_RX_ACTION_UNCHANGED 0xffffffff
20853 /* counter ID to associate with this rule; IDs are allocated using
20854  * MC_CMD_SECURITY_RULE_COUNTER_ALLOC
20855  */
20856 #define MC_CMD_SET_SECURITY_RULE_IN_COUNTER_ID_OFST 88
20857 #define MC_CMD_SET_SECURITY_RULE_IN_COUNTER_ID_LEN 4
20858 /* enum: special value for the null counter ID */
20859 #define MC_CMD_SET_SECURITY_RULE_IN_COUNTER_ID_NONE 0x0
20860 /* enum: special value to tell the MC to allocate an available counter */
20861 #define MC_CMD_SET_SECURITY_RULE_IN_COUNTER_ID_SW_AUTO 0xeeeeeeee
20862 /* enum: special value to request use of hardware counter (Medford2 only) */
20863 #define MC_CMD_SET_SECURITY_RULE_IN_COUNTER_ID_HW 0xffffffff
20864
20865 /* MC_CMD_SET_SECURITY_RULE_OUT msgresponse */
20866 #define MC_CMD_SET_SECURITY_RULE_OUT_LEN 32
20867 /* new reference count for uses of counter ID */
20868 #define MC_CMD_SET_SECURITY_RULE_OUT_COUNTER_REFCNT_OFST 0
20869 #define MC_CMD_SET_SECURITY_RULE_OUT_COUNTER_REFCNT_LEN 4
20870 /* constructed match bits for this rule (as a tracing aid only) */
20871 #define MC_CMD_SET_SECURITY_RULE_OUT_LUE_MATCH_BITS_OFST 4
20872 #define MC_CMD_SET_SECURITY_RULE_OUT_LUE_MATCH_BITS_LEN 12
20873 /* constructed discriminator bits for this rule (as a tracing aid only) */
20874 #define MC_CMD_SET_SECURITY_RULE_OUT_LUE_DISCRIMINATOR_OFST 16
20875 #define MC_CMD_SET_SECURITY_RULE_OUT_LUE_DISCRIMINATOR_LEN 4
20876 /* base location for probes for this rule (as a tracing aid only) */
20877 #define MC_CMD_SET_SECURITY_RULE_OUT_LUE_PROBE_BASE_OFST 20
20878 #define MC_CMD_SET_SECURITY_RULE_OUT_LUE_PROBE_BASE_LEN 4
20879 /* step for probes for this rule (as a tracing aid only) */
20880 #define MC_CMD_SET_SECURITY_RULE_OUT_LUE_PROBE_STEP_OFST 24
20881 #define MC_CMD_SET_SECURITY_RULE_OUT_LUE_PROBE_STEP_LEN 4
20882 /* ID for reading back the counter */
20883 #define MC_CMD_SET_SECURITY_RULE_OUT_COUNTER_ID_OFST 28
20884 #define MC_CMD_SET_SECURITY_RULE_OUT_COUNTER_ID_LEN 4
20885
20886
20887 /***********************************/
20888 /* MC_CMD_RESET_SECURITY_RULES
20889  * Reset all blacklist and whitelist actions for a particular physical port, or
20890  * all ports. (Medford-only; for use by SolarSecure apps, not directly by
20891  * drivers. See SF-114946-SW.) NOTE - this message definition is provisional.
20892  * It has not yet been used in any released code and may change during
20893  * development. This note will be removed once it is regarded as stable.
20894  */
20895 #define MC_CMD_RESET_SECURITY_RULES 0x110
20896 #undef  MC_CMD_0x110_PRIVILEGE_CTG
20897
20898 #define MC_CMD_0x110_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
20899
20900 /* MC_CMD_RESET_SECURITY_RULES_IN msgrequest */
20901 #define MC_CMD_RESET_SECURITY_RULES_IN_LEN 4
20902 /* index of physical port to reset (or ALL_PHYSICAL_PORTS to reset all) */
20903 #define MC_CMD_RESET_SECURITY_RULES_IN_PHYSICAL_PORT_OFST 0
20904 #define MC_CMD_RESET_SECURITY_RULES_IN_PHYSICAL_PORT_LEN 4
20905 /* enum: special value to reset all physical ports */
20906 #define MC_CMD_RESET_SECURITY_RULES_IN_ALL_PHYSICAL_PORTS 0xffffffff
20907
20908 /* MC_CMD_RESET_SECURITY_RULES_OUT msgresponse */
20909 #define MC_CMD_RESET_SECURITY_RULES_OUT_LEN 0
20910
20911
20912 /***********************************/
20913 /* MC_CMD_GET_SECURITY_RULESET_VERSION
20914  * Return a large hash value representing a "version" of the complete set of
20915  * currently active blacklist / whitelist rules and associated data structures.
20916  * (Medford-only; for use by SolarSecure apps, not directly by drivers. See
20917  * SF-114946-SW.) NOTE - this message definition is provisional. It has not yet
20918  * been used in any released code and may change during development. This note
20919  * will be removed once it is regarded as stable.
20920  */
20921 #define MC_CMD_GET_SECURITY_RULESET_VERSION 0x111
20922 #undef  MC_CMD_0x111_PRIVILEGE_CTG
20923
20924 #define MC_CMD_0x111_PRIVILEGE_CTG SRIOV_CTG_ADMIN
20925
20926 /* MC_CMD_GET_SECURITY_RULESET_VERSION_IN msgrequest */
20927 #define MC_CMD_GET_SECURITY_RULESET_VERSION_IN_LEN 0
20928
20929 /* MC_CMD_GET_SECURITY_RULESET_VERSION_OUT msgresponse */
20930 #define MC_CMD_GET_SECURITY_RULESET_VERSION_OUT_LENMIN 1
20931 #define MC_CMD_GET_SECURITY_RULESET_VERSION_OUT_LENMAX 252
20932 #define MC_CMD_GET_SECURITY_RULESET_VERSION_OUT_LENMAX_MCDI2 1020
20933 #define MC_CMD_GET_SECURITY_RULESET_VERSION_OUT_LEN(num) (0+1*(num))
20934 #define MC_CMD_GET_SECURITY_RULESET_VERSION_OUT_VERSION_NUM(len) (((len)-0)/1)
20935 /* Opaque hash value; length may vary depending on the hash scheme used */
20936 #define MC_CMD_GET_SECURITY_RULESET_VERSION_OUT_VERSION_OFST 0
20937 #define MC_CMD_GET_SECURITY_RULESET_VERSION_OUT_VERSION_LEN 1
20938 #define MC_CMD_GET_SECURITY_RULESET_VERSION_OUT_VERSION_MINNUM 1
20939 #define MC_CMD_GET_SECURITY_RULESET_VERSION_OUT_VERSION_MAXNUM 252
20940 #define MC_CMD_GET_SECURITY_RULESET_VERSION_OUT_VERSION_MAXNUM_MCDI2 1020
20941
20942
20943 /***********************************/
20944 /* MC_CMD_SECURITY_RULE_COUNTER_ALLOC
20945  * Allocate counters for use with blacklist / whitelist rules. (Medford-only;
20946  * for use by SolarSecure apps, not directly by drivers. See SF-114946-SW.)
20947  * NOTE - this message definition is provisional. It has not yet been used in
20948  * any released code and may change during development. This note will be
20949  * removed once it is regarded as stable.
20950  */
20951 #define MC_CMD_SECURITY_RULE_COUNTER_ALLOC 0x112
20952 #undef  MC_CMD_0x112_PRIVILEGE_CTG
20953
20954 #define MC_CMD_0x112_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
20955
20956 /* MC_CMD_SECURITY_RULE_COUNTER_ALLOC_IN msgrequest */
20957 #define MC_CMD_SECURITY_RULE_COUNTER_ALLOC_IN_LEN 4
20958 /* the number of new counter IDs to request */
20959 #define MC_CMD_SECURITY_RULE_COUNTER_ALLOC_IN_NUM_COUNTERS_OFST 0
20960 #define MC_CMD_SECURITY_RULE_COUNTER_ALLOC_IN_NUM_COUNTERS_LEN 4
20961
20962 /* MC_CMD_SECURITY_RULE_COUNTER_ALLOC_OUT msgresponse */
20963 #define MC_CMD_SECURITY_RULE_COUNTER_ALLOC_OUT_LENMIN 4
20964 #define MC_CMD_SECURITY_RULE_COUNTER_ALLOC_OUT_LENMAX 252
20965 #define MC_CMD_SECURITY_RULE_COUNTER_ALLOC_OUT_LENMAX_MCDI2 1020
20966 #define MC_CMD_SECURITY_RULE_COUNTER_ALLOC_OUT_LEN(num) (4+4*(num))
20967 #define MC_CMD_SECURITY_RULE_COUNTER_ALLOC_OUT_COUNTER_ID_NUM(len) (((len)-4)/4)
20968 /* the number of new counter IDs allocated (may be less than the number
20969  * requested if resources are unavailable)
20970  */
20971 #define MC_CMD_SECURITY_RULE_COUNTER_ALLOC_OUT_NUM_COUNTERS_OFST 0
20972 #define MC_CMD_SECURITY_RULE_COUNTER_ALLOC_OUT_NUM_COUNTERS_LEN 4
20973 /* new counter ID(s) */
20974 #define MC_CMD_SECURITY_RULE_COUNTER_ALLOC_OUT_COUNTER_ID_OFST 4
20975 #define MC_CMD_SECURITY_RULE_COUNTER_ALLOC_OUT_COUNTER_ID_LEN 4
20976 #define MC_CMD_SECURITY_RULE_COUNTER_ALLOC_OUT_COUNTER_ID_MINNUM 0
20977 #define MC_CMD_SECURITY_RULE_COUNTER_ALLOC_OUT_COUNTER_ID_MAXNUM 62
20978 #define MC_CMD_SECURITY_RULE_COUNTER_ALLOC_OUT_COUNTER_ID_MAXNUM_MCDI2 254
20979
20980
20981 /***********************************/
20982 /* MC_CMD_SECURITY_RULE_COUNTER_FREE
20983  * Allocate counters for use with blacklist / whitelist rules. (Medford-only;
20984  * for use by SolarSecure apps, not directly by drivers. See SF-114946-SW.)
20985  * NOTE - this message definition is provisional. It has not yet been used in
20986  * any released code and may change during development. This note will be
20987  * removed once it is regarded as stable.
20988  */
20989 #define MC_CMD_SECURITY_RULE_COUNTER_FREE 0x113
20990 #undef  MC_CMD_0x113_PRIVILEGE_CTG
20991
20992 #define MC_CMD_0x113_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
20993
20994 /* MC_CMD_SECURITY_RULE_COUNTER_FREE_IN msgrequest */
20995 #define MC_CMD_SECURITY_RULE_COUNTER_FREE_IN_LENMIN 4
20996 #define MC_CMD_SECURITY_RULE_COUNTER_FREE_IN_LENMAX 252
20997 #define MC_CMD_SECURITY_RULE_COUNTER_FREE_IN_LENMAX_MCDI2 1020
20998 #define MC_CMD_SECURITY_RULE_COUNTER_FREE_IN_LEN(num) (4+4*(num))
20999 #define MC_CMD_SECURITY_RULE_COUNTER_FREE_IN_COUNTER_ID_NUM(len) (((len)-4)/4)
21000 /* the number of counter IDs to free */
21001 #define MC_CMD_SECURITY_RULE_COUNTER_FREE_IN_NUM_COUNTERS_OFST 0
21002 #define MC_CMD_SECURITY_RULE_COUNTER_FREE_IN_NUM_COUNTERS_LEN 4
21003 /* the counter ID(s) to free */
21004 #define MC_CMD_SECURITY_RULE_COUNTER_FREE_IN_COUNTER_ID_OFST 4
21005 #define MC_CMD_SECURITY_RULE_COUNTER_FREE_IN_COUNTER_ID_LEN 4
21006 #define MC_CMD_SECURITY_RULE_COUNTER_FREE_IN_COUNTER_ID_MINNUM 0
21007 #define MC_CMD_SECURITY_RULE_COUNTER_FREE_IN_COUNTER_ID_MAXNUM 62
21008 #define MC_CMD_SECURITY_RULE_COUNTER_FREE_IN_COUNTER_ID_MAXNUM_MCDI2 254
21009
21010 /* MC_CMD_SECURITY_RULE_COUNTER_FREE_OUT msgresponse */
21011 #define MC_CMD_SECURITY_RULE_COUNTER_FREE_OUT_LEN 0
21012
21013
21014 /***********************************/
21015 /* MC_CMD_SUBNET_MAP_SET_NODE
21016  * Atomically update a trie node in the map of subnets to subnet IDs. The
21017  * constants in the descriptions of the fields of this message may be retrieved
21018  * by the GET_SECURITY_RULE_INFO op of MC_CMD_GET_PARSER_DISP_INFO. (Medford-
21019  * only; for use by SolarSecure apps, not directly by drivers. See
21020  * SF-114946-SW.) NOTE - this message definition is provisional. It has not yet
21021  * been used in any released code and may change during development. This note
21022  * will be removed once it is regarded as stable.
21023  */
21024 #define MC_CMD_SUBNET_MAP_SET_NODE 0x114
21025 #undef  MC_CMD_0x114_PRIVILEGE_CTG
21026
21027 #define MC_CMD_0x114_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
21028
21029 /* MC_CMD_SUBNET_MAP_SET_NODE_IN msgrequest */
21030 #define MC_CMD_SUBNET_MAP_SET_NODE_IN_LENMIN 6
21031 #define MC_CMD_SUBNET_MAP_SET_NODE_IN_LENMAX 252
21032 #define MC_CMD_SUBNET_MAP_SET_NODE_IN_LENMAX_MCDI2 1020
21033 #define MC_CMD_SUBNET_MAP_SET_NODE_IN_LEN(num) (4+2*(num))
21034 #define MC_CMD_SUBNET_MAP_SET_NODE_IN_ENTRY_NUM(len) (((len)-4)/2)
21035 /* node to update in the range 0 .. SUBNET_MAP_NUM_NODES-1 */
21036 #define MC_CMD_SUBNET_MAP_SET_NODE_IN_NODE_ID_OFST 0
21037 #define MC_CMD_SUBNET_MAP_SET_NODE_IN_NODE_ID_LEN 4
21038 /* SUBNET_MAP_NUM_ENTRIES_PER_NODE new entries; each entry is either a pointer
21039  * to the next node, expressed as an offset in the trie memory (i.e. node ID
21040  * multiplied by SUBNET_MAP_NUM_ENTRIES_PER_NODE), or a leaf value in the range
21041  * SUBNET_ID_MIN .. SUBNET_ID_MAX
21042  */
21043 #define MC_CMD_SUBNET_MAP_SET_NODE_IN_ENTRY_OFST 4
21044 #define MC_CMD_SUBNET_MAP_SET_NODE_IN_ENTRY_LEN 2
21045 #define MC_CMD_SUBNET_MAP_SET_NODE_IN_ENTRY_MINNUM 1
21046 #define MC_CMD_SUBNET_MAP_SET_NODE_IN_ENTRY_MAXNUM 124
21047 #define MC_CMD_SUBNET_MAP_SET_NODE_IN_ENTRY_MAXNUM_MCDI2 508
21048
21049 /* MC_CMD_SUBNET_MAP_SET_NODE_OUT msgresponse */
21050 #define MC_CMD_SUBNET_MAP_SET_NODE_OUT_LEN 0
21051
21052 /* PORTRANGE_TREE_ENTRY structuredef */
21053 #define PORTRANGE_TREE_ENTRY_LEN 4
21054 /* key for branch nodes (<= key takes left branch, > key takes right branch),
21055  * or magic value for leaf nodes
21056  */
21057 #define PORTRANGE_TREE_ENTRY_BRANCH_KEY_OFST 0
21058 #define PORTRANGE_TREE_ENTRY_BRANCH_KEY_LEN 2
21059 #define PORTRANGE_TREE_ENTRY_LEAF_NODE_KEY 0xffff /* enum */
21060 #define PORTRANGE_TREE_ENTRY_BRANCH_KEY_LBN 0
21061 #define PORTRANGE_TREE_ENTRY_BRANCH_KEY_WIDTH 16
21062 /* final portrange ID for leaf nodes (don't care for branch nodes) */
21063 #define PORTRANGE_TREE_ENTRY_LEAF_PORTRANGE_ID_OFST 2
21064 #define PORTRANGE_TREE_ENTRY_LEAF_PORTRANGE_ID_LEN 2
21065 #define PORTRANGE_TREE_ENTRY_LEAF_PORTRANGE_ID_LBN 16
21066 #define PORTRANGE_TREE_ENTRY_LEAF_PORTRANGE_ID_WIDTH 16
21067
21068
21069 /***********************************/
21070 /* MC_CMD_REMOTE_PORTRANGE_MAP_SET_TREE
21071  * Atomically update the entire tree mapping remote port ranges to portrange
21072  * IDs. The constants in the descriptions of the fields of this message may be
21073  * retrieved by the GET_SECURITY_RULE_INFO op of MC_CMD_GET_PARSER_DISP_INFO.
21074  * (Medford-only; for use by SolarSecure apps, not directly by drivers. See
21075  * SF-114946-SW.) NOTE - this message definition is provisional. It has not yet
21076  * been used in any released code and may change during development. This note
21077  * will be removed once it is regarded as stable.
21078  */
21079 #define MC_CMD_REMOTE_PORTRANGE_MAP_SET_TREE 0x115
21080 #undef  MC_CMD_0x115_PRIVILEGE_CTG
21081
21082 #define MC_CMD_0x115_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
21083
21084 /* MC_CMD_REMOTE_PORTRANGE_MAP_SET_TREE_IN msgrequest */
21085 #define MC_CMD_REMOTE_PORTRANGE_MAP_SET_TREE_IN_LENMIN 4
21086 #define MC_CMD_REMOTE_PORTRANGE_MAP_SET_TREE_IN_LENMAX 252
21087 #define MC_CMD_REMOTE_PORTRANGE_MAP_SET_TREE_IN_LENMAX_MCDI2 1020
21088 #define MC_CMD_REMOTE_PORTRANGE_MAP_SET_TREE_IN_LEN(num) (0+4*(num))
21089 #define MC_CMD_REMOTE_PORTRANGE_MAP_SET_TREE_IN_ENTRIES_NUM(len) (((len)-0)/4)
21090 /* PORTRANGE_TREE_NUM_ENTRIES new entries, each laid out as a
21091  * PORTRANGE_TREE_ENTRY
21092  */
21093 #define MC_CMD_REMOTE_PORTRANGE_MAP_SET_TREE_IN_ENTRIES_OFST 0
21094 #define MC_CMD_REMOTE_PORTRANGE_MAP_SET_TREE_IN_ENTRIES_LEN 4
21095 #define MC_CMD_REMOTE_PORTRANGE_MAP_SET_TREE_IN_ENTRIES_MINNUM 1
21096 #define MC_CMD_REMOTE_PORTRANGE_MAP_SET_TREE_IN_ENTRIES_MAXNUM 63
21097 #define MC_CMD_REMOTE_PORTRANGE_MAP_SET_TREE_IN_ENTRIES_MAXNUM_MCDI2 255
21098
21099 /* MC_CMD_REMOTE_PORTRANGE_MAP_SET_TREE_OUT msgresponse */
21100 #define MC_CMD_REMOTE_PORTRANGE_MAP_SET_TREE_OUT_LEN 0
21101
21102
21103 /***********************************/
21104 /* MC_CMD_LOCAL_PORTRANGE_MAP_SET_TREE
21105  * Atomically update the entire tree mapping remote port ranges to portrange
21106  * IDs. The constants in the descriptions of the fields of this message may be
21107  * retrieved by the GET_SECURITY_RULE_INFO op of MC_CMD_GET_PARSER_DISP_INFO.
21108  * (Medford-only; for use by SolarSecure apps, not directly by drivers. See
21109  * SF-114946-SW.) NOTE - this message definition is provisional. It has not yet
21110  * been used in any released code and may change during development. This note
21111  * will be removed once it is regarded as stable.
21112  */
21113 #define MC_CMD_LOCAL_PORTRANGE_MAP_SET_TREE 0x116
21114 #undef  MC_CMD_0x116_PRIVILEGE_CTG
21115
21116 #define MC_CMD_0x116_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
21117
21118 /* MC_CMD_LOCAL_PORTRANGE_MAP_SET_TREE_IN msgrequest */
21119 #define MC_CMD_LOCAL_PORTRANGE_MAP_SET_TREE_IN_LENMIN 4
21120 #define MC_CMD_LOCAL_PORTRANGE_MAP_SET_TREE_IN_LENMAX 252
21121 #define MC_CMD_LOCAL_PORTRANGE_MAP_SET_TREE_IN_LENMAX_MCDI2 1020
21122 #define MC_CMD_LOCAL_PORTRANGE_MAP_SET_TREE_IN_LEN(num) (0+4*(num))
21123 #define MC_CMD_LOCAL_PORTRANGE_MAP_SET_TREE_IN_ENTRIES_NUM(len) (((len)-0)/4)
21124 /* PORTRANGE_TREE_NUM_ENTRIES new entries, each laid out as a
21125  * PORTRANGE_TREE_ENTRY
21126  */
21127 #define MC_CMD_LOCAL_PORTRANGE_MAP_SET_TREE_IN_ENTRIES_OFST 0
21128 #define MC_CMD_LOCAL_PORTRANGE_MAP_SET_TREE_IN_ENTRIES_LEN 4
21129 #define MC_CMD_LOCAL_PORTRANGE_MAP_SET_TREE_IN_ENTRIES_MINNUM 1
21130 #define MC_CMD_LOCAL_PORTRANGE_MAP_SET_TREE_IN_ENTRIES_MAXNUM 63
21131 #define MC_CMD_LOCAL_PORTRANGE_MAP_SET_TREE_IN_ENTRIES_MAXNUM_MCDI2 255
21132
21133 /* MC_CMD_LOCAL_PORTRANGE_MAP_SET_TREE_OUT msgresponse */
21134 #define MC_CMD_LOCAL_PORTRANGE_MAP_SET_TREE_OUT_LEN 0
21135
21136 /* TUNNEL_ENCAP_UDP_PORT_ENTRY structuredef */
21137 #define TUNNEL_ENCAP_UDP_PORT_ENTRY_LEN 4
21138 /* UDP port (the standard ports are named below but any port may be used) */
21139 #define TUNNEL_ENCAP_UDP_PORT_ENTRY_UDP_PORT_OFST 0
21140 #define TUNNEL_ENCAP_UDP_PORT_ENTRY_UDP_PORT_LEN 2
21141 /* enum: the IANA allocated UDP port for VXLAN */
21142 #define TUNNEL_ENCAP_UDP_PORT_ENTRY_IANA_VXLAN_UDP_PORT 0x12b5
21143 /* enum: the IANA allocated UDP port for Geneve */
21144 #define TUNNEL_ENCAP_UDP_PORT_ENTRY_IANA_GENEVE_UDP_PORT 0x17c1
21145 #define TUNNEL_ENCAP_UDP_PORT_ENTRY_UDP_PORT_LBN 0
21146 #define TUNNEL_ENCAP_UDP_PORT_ENTRY_UDP_PORT_WIDTH 16
21147 /* tunnel encapsulation protocol (only those named below are supported) */
21148 #define TUNNEL_ENCAP_UDP_PORT_ENTRY_PROTOCOL_OFST 2
21149 #define TUNNEL_ENCAP_UDP_PORT_ENTRY_PROTOCOL_LEN 2
21150 /* enum: This port will be used for VXLAN on both IPv4 and IPv6 */
21151 #define TUNNEL_ENCAP_UDP_PORT_ENTRY_VXLAN 0x0
21152 /* enum: This port will be used for Geneve on both IPv4 and IPv6 */
21153 #define TUNNEL_ENCAP_UDP_PORT_ENTRY_GENEVE 0x1
21154 #define TUNNEL_ENCAP_UDP_PORT_ENTRY_PROTOCOL_LBN 16
21155 #define TUNNEL_ENCAP_UDP_PORT_ENTRY_PROTOCOL_WIDTH 16
21156
21157
21158 /***********************************/
21159 /* MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS
21160  * Configure UDP ports for tunnel encapsulation hardware acceleration. The
21161  * parser-dispatcher will attempt to parse traffic on these ports as tunnel
21162  * encapsulation PDUs and filter them using the tunnel encapsulation filter
21163  * chain rather than the standard filter chain. Note that this command can
21164  * cause all functions to see a reset. (Available on Medford only.)
21165  */
21166 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS 0x117
21167 #undef  MC_CMD_0x117_PRIVILEGE_CTG
21168
21169 #define MC_CMD_0x117_PRIVILEGE_CTG SRIOV_CTG_ADMIN
21170
21171 /* MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_IN msgrequest */
21172 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_IN_LENMIN 4
21173 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_IN_LENMAX 68
21174 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_IN_LENMAX_MCDI2 68
21175 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_IN_LEN(num) (4+4*(num))
21176 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_IN_ENTRIES_NUM(len) (((len)-4)/4)
21177 /* Flags */
21178 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_IN_FLAGS_OFST 0
21179 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_IN_FLAGS_LEN 2
21180 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_IN_UNLOADING_OFST 0
21181 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_IN_UNLOADING_LBN 0
21182 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_IN_UNLOADING_WIDTH 1
21183 /* The number of entries in the ENTRIES array */
21184 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_IN_NUM_ENTRIES_OFST 2
21185 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_IN_NUM_ENTRIES_LEN 2
21186 /* Entries defining the UDP port to protocol mapping, each laid out as a
21187  * TUNNEL_ENCAP_UDP_PORT_ENTRY
21188  */
21189 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_IN_ENTRIES_OFST 4
21190 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_IN_ENTRIES_LEN 4
21191 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_IN_ENTRIES_MINNUM 0
21192 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_IN_ENTRIES_MAXNUM 16
21193 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_IN_ENTRIES_MAXNUM_MCDI2 16
21194
21195 /* MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_OUT msgresponse */
21196 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_OUT_LEN 2
21197 /* Flags */
21198 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_OUT_FLAGS_OFST 0
21199 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_OUT_FLAGS_LEN 2
21200 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_OUT_RESETTING_OFST 0
21201 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_OUT_RESETTING_LBN 0
21202 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_OUT_RESETTING_WIDTH 1
21203
21204
21205 /***********************************/
21206 /* MC_CMD_RX_BALANCING
21207  * Configure a port upconverter to distribute the packets on both RX engines.
21208  * Packets are distributed based on a table with the destination vFIFO. The
21209  * index of the table is a hash of source and destination of IPV4 and VLAN
21210  * priority.
21211  */
21212 #define MC_CMD_RX_BALANCING 0x118
21213 #undef  MC_CMD_0x118_PRIVILEGE_CTG
21214
21215 #define MC_CMD_0x118_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
21216
21217 /* MC_CMD_RX_BALANCING_IN msgrequest */
21218 #define MC_CMD_RX_BALANCING_IN_LEN 16
21219 /* The RX port whose upconverter table will be modified */
21220 #define MC_CMD_RX_BALANCING_IN_PORT_OFST 0
21221 #define MC_CMD_RX_BALANCING_IN_PORT_LEN 4
21222 /* The VLAN priority associated to the table index and vFIFO */
21223 #define MC_CMD_RX_BALANCING_IN_PRIORITY_OFST 4
21224 #define MC_CMD_RX_BALANCING_IN_PRIORITY_LEN 4
21225 /* The resulting bit of SRC^DST for indexing the table */
21226 #define MC_CMD_RX_BALANCING_IN_SRC_DST_OFST 8
21227 #define MC_CMD_RX_BALANCING_IN_SRC_DST_LEN 4
21228 /* The RX engine to which the vFIFO in the table entry will point to */
21229 #define MC_CMD_RX_BALANCING_IN_ENG_OFST 12
21230 #define MC_CMD_RX_BALANCING_IN_ENG_LEN 4
21231
21232 /* MC_CMD_RX_BALANCING_OUT msgresponse */
21233 #define MC_CMD_RX_BALANCING_OUT_LEN 0
21234
21235
21236 /***********************************/
21237 /* MC_CMD_TSA_BIND
21238  * TSAN - TSAC binding communication protocol. Refer to SF-115479-TC for more
21239  * info in respect to the binding protocol.
21240  */
21241 #define MC_CMD_TSA_BIND 0x119
21242 #undef  MC_CMD_0x119_PRIVILEGE_CTG
21243
21244 #define MC_CMD_0x119_PRIVILEGE_CTG SRIOV_CTG_ADMIN
21245
21246 /* MC_CMD_TSA_BIND_IN msgrequest: Protocol operation code */
21247 #define MC_CMD_TSA_BIND_IN_LEN 4
21248 #define MC_CMD_TSA_BIND_IN_OP_OFST 0
21249 #define MC_CMD_TSA_BIND_IN_OP_LEN 4
21250 /* enum: Obsolete. Use MC_CMD_SECURE_NIC_INFO_IN_STATUS. */
21251 #define MC_CMD_TSA_BIND_OP_GET_ID 0x1
21252 /* enum: Get a binding ticket from the TSAN. The binding ticket is used as part
21253  * of the binding procedure to authorize the binding of an adapter to a TSAID.
21254  * Refer to SF-114946-SW for more information. This sub-command is only
21255  * available over a TLS secure connection between the TSAN and TSAC.
21256  */
21257 #define MC_CMD_TSA_BIND_OP_GET_TICKET 0x2
21258 /* enum: Opcode associated with the propagation of a private key that TSAN uses
21259  * as part of post-binding authentication procedure. More specifically, TSAN
21260  * uses this key for a signing operation. TSAC uses the counterpart public key
21261  * to verify the signature. Note - The post-binding authentication occurs when
21262  * the TSAN-TSAC connection terminates and TSAN tries to reconnect. Refer to
21263  * SF-114946-SW for more information. This sub-command is only available over a
21264  * TLS secure connection between the TSAN and TSAC.
21265  */
21266 #define MC_CMD_TSA_BIND_OP_SET_KEY 0x3
21267 /* enum: Request an insecure unbinding operation. This sub-command is available
21268  * for any privileged client.
21269  */
21270 #define MC_CMD_TSA_BIND_OP_UNBIND 0x4
21271 /* enum: Obsolete. Use MC_CMD_TSA_BIND_OP_SECURE_UNBIND. */
21272 #define MC_CMD_TSA_BIND_OP_UNBIND_EXT 0x5
21273 /* enum: Opcode associated with the propagation of the unbinding secret token.
21274  * TSAN persists the unbinding secret token. Refer to SF-115479-TC for more
21275  * information. This sub-command is only available over a TLS secure connection
21276  * between the TSAN and TSAC.
21277  */
21278 #define MC_CMD_TSA_BIND_OP_SET_UNBINDTOKEN 0x6
21279 /* enum: Obsolete. Use MC_CMD_TSA_BIND_OP_SECURE_DECOMMISSION. */
21280 #define MC_CMD_TSA_BIND_OP_DECOMMISSION 0x7
21281 /* enum: Obsolete. Use MC_CMD_GET_CERTIFICATE. */
21282 #define MC_CMD_TSA_BIND_OP_GET_CERTIFICATE 0x8
21283 /* enum: Request a secure unbinding operation using unbinding token. This sub-
21284  * command is available for any privileged client.
21285  */
21286 #define MC_CMD_TSA_BIND_OP_SECURE_UNBIND 0x9
21287 /* enum: Request a secure decommissioning operation. This sub-command is
21288  * available for any privileged client.
21289  */
21290 #define MC_CMD_TSA_BIND_OP_SECURE_DECOMMISSION 0xa
21291 /* enum: Test facility that allows an adapter to be configured to behave as if
21292  * Bound to a TSA controller with restricted MCDI administrator operations.
21293  * This operation is primarily intended to aid host driver development.
21294  */
21295 #define MC_CMD_TSA_BIND_OP_TEST_MCDI 0xb
21296
21297 /* MC_CMD_TSA_BIND_IN_GET_ID msgrequest: Obsolete. Use
21298  * MC_CMD_SECURE_NIC_INFO_IN_STATUS.
21299  */
21300 #define MC_CMD_TSA_BIND_IN_GET_ID_LEN 20
21301 /* The operation requested. */
21302 #define MC_CMD_TSA_BIND_IN_GET_ID_OP_OFST 0
21303 #define MC_CMD_TSA_BIND_IN_GET_ID_OP_LEN 4
21304 /* Cryptographic nonce that TSAC generates and sends to TSAN. TSAC generates
21305  * the nonce every time as part of the TSAN post-binding authentication
21306  * procedure when the TSAN-TSAC connection terminates and TSAN does need to re-
21307  * connect to the TSAC. Refer to SF-114946-SW for more information.
21308  */
21309 #define MC_CMD_TSA_BIND_IN_GET_ID_NONCE_OFST 4
21310 #define MC_CMD_TSA_BIND_IN_GET_ID_NONCE_LEN 16
21311
21312 /* MC_CMD_TSA_BIND_IN_GET_TICKET msgrequest */
21313 #define MC_CMD_TSA_BIND_IN_GET_TICKET_LEN 4
21314 /* The operation requested. */
21315 #define MC_CMD_TSA_BIND_IN_GET_TICKET_OP_OFST 0
21316 #define MC_CMD_TSA_BIND_IN_GET_TICKET_OP_LEN 4
21317
21318 /* MC_CMD_TSA_BIND_IN_SET_KEY msgrequest */
21319 #define MC_CMD_TSA_BIND_IN_SET_KEY_LENMIN 5
21320 #define MC_CMD_TSA_BIND_IN_SET_KEY_LENMAX 252
21321 #define MC_CMD_TSA_BIND_IN_SET_KEY_LENMAX_MCDI2 1020
21322 #define MC_CMD_TSA_BIND_IN_SET_KEY_LEN(num) (4+1*(num))
21323 #define MC_CMD_TSA_BIND_IN_SET_KEY_DATKEY_NUM(len) (((len)-4)/1)
21324 /* The operation requested. */
21325 #define MC_CMD_TSA_BIND_IN_SET_KEY_OP_OFST 0
21326 #define MC_CMD_TSA_BIND_IN_SET_KEY_OP_LEN 4
21327 /* This data blob contains the private key generated by the TSAC. TSAN uses
21328  * this key for a signing operation. Note- This private key is used in
21329  * conjunction with the post-binding TSAN authentication procedure that occurs
21330  * when the TSAN-TSAC connection terminates and TSAN tries to reconnect. Refer
21331  * to SF-114946-SW for more information.
21332  */
21333 #define MC_CMD_TSA_BIND_IN_SET_KEY_DATKEY_OFST 4
21334 #define MC_CMD_TSA_BIND_IN_SET_KEY_DATKEY_LEN 1
21335 #define MC_CMD_TSA_BIND_IN_SET_KEY_DATKEY_MINNUM 1
21336 #define MC_CMD_TSA_BIND_IN_SET_KEY_DATKEY_MAXNUM 248
21337 #define MC_CMD_TSA_BIND_IN_SET_KEY_DATKEY_MAXNUM_MCDI2 1016
21338
21339 /* MC_CMD_TSA_BIND_IN_UNBIND msgrequest: Request an insecure unbinding
21340  * operation.
21341  */
21342 #define MC_CMD_TSA_BIND_IN_UNBIND_LEN 10
21343 /* The operation requested. */
21344 #define MC_CMD_TSA_BIND_IN_UNBIND_OP_OFST 0
21345 #define MC_CMD_TSA_BIND_IN_UNBIND_OP_LEN 4
21346 /* TSAN unique identifier for the network adapter */
21347 #define MC_CMD_TSA_BIND_IN_UNBIND_TSANID_OFST 4
21348 #define MC_CMD_TSA_BIND_IN_UNBIND_TSANID_LEN 6
21349
21350 /* MC_CMD_TSA_BIND_IN_UNBIND_EXT msgrequest: Obsolete. Use
21351  * MC_CMD_TSA_BIND_IN_SECURE_UNBIND.
21352  */
21353 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_LENMIN 93
21354 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_LENMAX 252
21355 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_LENMAX_MCDI2 1020
21356 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_LEN(num) (92+1*(num))
21357 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_SIG_NUM(len) (((len)-92)/1)
21358 /* The operation requested. */
21359 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_OP_OFST 0
21360 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_OP_LEN 4
21361 /* TSAN unique identifier for the network adapter */
21362 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_TSANID_OFST 4
21363 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_TSANID_LEN 6
21364 /* Align the arguments to 32 bits */
21365 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_TSANID_RSVD_OFST 10
21366 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_TSANID_RSVD_LEN 2
21367 /* This attribute identifies the TSA infrastructure domain. The length of the
21368  * TSAID attribute is limited to 64 bytes. This is how TSA SDK defines the max
21369  * length. Note- The TSAID is the Organizational Unit Name filed as part of the
21370  * root and server certificates.
21371  */
21372 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_TSAID_OFST 12
21373 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_TSAID_LEN 1
21374 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_TSAID_NUM 64
21375 /* Unbinding secret token. The adapter validates this unbinding token by
21376  * comparing it against the one stored on the adapter as part of the
21377  * MC_CMD_TSA_BIND_IN_SET_UNBINDTOKEN msgrequest. Refer to SF-115479-TC for
21378  * more information.
21379  */
21380 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_UNBINDTOKEN_OFST 76
21381 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_UNBINDTOKEN_LEN 16
21382 /* This is the signature of the above mentioned fields- TSANID, TSAID and
21383  * UNBINDTOKEN. As per current requirements, the SIG opaque data blob contains
21384  * ECDSA ECC-384 based signature. The ECC curve is secp384r1. The signature is
21385  * also ASN-1 encoded. Note- The signature is verified based on the public key
21386  * stored into the root certificate that is provisioned on the adapter side.
21387  * This key is known as the PUKtsaid. Refer to SF-115479-TC for more
21388  * information.
21389  */
21390 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_SIG_OFST 92
21391 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_SIG_LEN 1
21392 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_SIG_MINNUM 1
21393 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_SIG_MAXNUM 160
21394 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_SIG_MAXNUM_MCDI2 928
21395
21396 /* MC_CMD_TSA_BIND_IN_SET_UNBINDTOKEN msgrequest */
21397 #define MC_CMD_TSA_BIND_IN_SET_UNBINDTOKEN_LEN 20
21398 /* The operation requested. */
21399 #define MC_CMD_TSA_BIND_IN_SET_UNBINDTOKEN_OP_OFST 0
21400 #define MC_CMD_TSA_BIND_IN_SET_UNBINDTOKEN_OP_LEN 4
21401 /* Unbinding secret token. TSAN persists the unbinding secret token. Refer to
21402  * SF-115479-TC for more information.
21403  */
21404 #define MC_CMD_TSA_BIND_IN_SET_UNBINDTOKEN_UNBINDTOKEN_OFST 4
21405 #define MC_CMD_TSA_BIND_IN_SET_UNBINDTOKEN_UNBINDTOKEN_LEN 16
21406 /* enum: There are situations when the binding process does not complete
21407  * successfully due to key, other attributes corruption at the database level
21408  * (Controller). Adapter can't connect to the controller anymore. To recover,
21409  * make usage of the decommission command that forces the adapter into
21410  * unbinding state.
21411  */
21412 #define MC_CMD_TSA_BIND_IN_SET_UNBINDTOKEN_ADAPTER_BINDING_FAILURE 0x1
21413
21414 /* MC_CMD_TSA_BIND_IN_DECOMMISSION msgrequest: Obsolete. Use
21415  * MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION.
21416  */
21417 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_LENMIN 109
21418 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_LENMAX 252
21419 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_LENMAX_MCDI2 1020
21420 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_LEN(num) (108+1*(num))
21421 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_SIG_NUM(len) (((len)-108)/1)
21422 /* This is the signature of the above mentioned fields- TSAID, USER and REASON.
21423  * As per current requirements, the SIG opaque data blob contains ECDSA ECC-384
21424  * based signature. The ECC curve is secp384r1. The signature is also ASN-1
21425  * encoded . Note- The signature is verified based on the public key stored
21426  * into the root certificate that is provisioned on the adapter side. This key
21427  * is known as the PUKtsaid. Refer to SF-115479-TC for more information.
21428  */
21429 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_SIG_OFST 108
21430 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_SIG_LEN 1
21431 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_SIG_MINNUM 1
21432 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_SIG_MAXNUM 144
21433 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_SIG_MAXNUM_MCDI2 912
21434 /* The operation requested. */
21435 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_OP_OFST 0
21436 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_OP_LEN 4
21437 /* This attribute identifies the TSA infrastructure domain. The length of the
21438  * TSAID attribute is limited to 64 bytes. This is how TSA SDK defines the max
21439  * length. Note- The TSAID is the Organizational Unit Name filed as part of the
21440  * root and server certificates.
21441  */
21442 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_TSAID_OFST 4
21443 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_TSAID_LEN 1
21444 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_TSAID_NUM 64
21445 /* User ID that comes, as an example, from the Controller. Note- The 33 byte
21446  * length of this attribute is max length of the linux user name plus null
21447  * character.
21448  */
21449 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_USER_OFST 68
21450 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_USER_LEN 1
21451 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_USER_NUM 33
21452 /* Align the arguments to 32 bits */
21453 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_USER_RSVD_OFST 101
21454 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_USER_RSVD_LEN 3
21455 /* Reason of why decommissioning happens Note- The list of reasons, defined as
21456  * part of the enumeration below, can be extended.
21457  */
21458 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_REASON_OFST 104
21459 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_REASON_LEN 4
21460
21461 /* MC_CMD_TSA_BIND_IN_GET_CERTIFICATE msgrequest: Obsolete. Use
21462  * MC_CMD_GET_CERTIFICATE.
21463  */
21464 #define MC_CMD_TSA_BIND_IN_GET_CERTIFICATE_LEN 8
21465 /* The operation requested, must be MC_CMD_TSA_BIND_OP_GET_CERTIFICATE. */
21466 #define MC_CMD_TSA_BIND_IN_GET_CERTIFICATE_OP_OFST 0
21467 #define MC_CMD_TSA_BIND_IN_GET_CERTIFICATE_OP_LEN 4
21468 /* Type of the certificate to be retrieved. */
21469 #define MC_CMD_TSA_BIND_IN_GET_CERTIFICATE_TYPE_OFST 4
21470 #define MC_CMD_TSA_BIND_IN_GET_CERTIFICATE_TYPE_LEN 4
21471 #define MC_CMD_TSA_BIND_IN_GET_CERTIFICATE_UNUSED 0x0 /* enum */
21472 /* enum: Adapter Authentication Certificate (AAC). The AAC is used by the
21473  * controller to verify the authenticity of the adapter.
21474  */
21475 #define MC_CMD_TSA_BIND_IN_GET_CERTIFICATE_AAC 0x1
21476 /* enum: Adapter Authentication Signing Certificate (AASC). The AASC is used by
21477  * the controller to verify the validity of AAC.
21478  */
21479 #define MC_CMD_TSA_BIND_IN_GET_CERTIFICATE_AASC 0x2
21480
21481 /* MC_CMD_TSA_BIND_IN_SECURE_UNBIND msgrequest: Request a secure unbinding
21482  * operation using unbinding token.
21483  */
21484 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_LENMIN 97
21485 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_LENMAX 200
21486 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_LENMAX_MCDI2 200
21487 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_LEN(num) (96+1*(num))
21488 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_SIG_NUM(len) (((len)-96)/1)
21489 /* The operation requested, must be MC_CMD_TSA_BIND_OP_SECURE_UNBIND. */
21490 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_OP_OFST 0
21491 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_OP_LEN 4
21492 /* Type of the message. (MESSAGE_TYPE_xxx) Must be
21493  * MESSAGE_TYPE_TSA_SECURE_UNBIND.
21494  */
21495 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_MESSAGE_TYPE_OFST 4
21496 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_MESSAGE_TYPE_LEN 4
21497 /* TSAN unique identifier for the network adapter */
21498 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_TSANID_OFST 8
21499 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_TSANID_LEN 6
21500 /* Align the arguments to 32 bits */
21501 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_TSANID_RSVD_OFST 14
21502 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_TSANID_RSVD_LEN 2
21503 /* A NUL padded US-ASCII string identifying the TSA infrastructure domain. This
21504  * field is for information only, and not used by the firmware. Note- The TSAID
21505  * is the Organizational Unit Name field as part of the root and server
21506  * certificates.
21507  */
21508 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_TSAID_OFST 16
21509 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_TSAID_LEN 1
21510 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_TSAID_NUM 64
21511 /* Unbinding secret token. The adapter validates this unbinding token by
21512  * comparing it against the one stored on the adapter as part of the
21513  * MC_CMD_TSA_BIND_IN_SET_UNBINDTOKEN msgrequest. Refer to SF-115479-TC for
21514  * more information.
21515  */
21516 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_UNBINDTOKEN_OFST 80
21517 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_UNBINDTOKEN_LEN 16
21518 /* The signature computed and encoded as specified by MESSAGE_TYPE. */
21519 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_SIG_OFST 96
21520 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_SIG_LEN 1
21521 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_SIG_MINNUM 1
21522 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_SIG_MAXNUM 104
21523 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_SIG_MAXNUM_MCDI2 104
21524
21525 /* MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION msgrequest: Request a secure
21526  * decommissioning operation.
21527  */
21528 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_LENMIN 113
21529 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_LENMAX 216
21530 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_LENMAX_MCDI2 216
21531 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_LEN(num) (112+1*(num))
21532 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_SIG_NUM(len) (((len)-112)/1)
21533 /* The operation requested, must be MC_CMD_TSA_BIND_OP_SECURE_DECOMMISSION. */
21534 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_OP_OFST 0
21535 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_OP_LEN 4
21536 /* Type of the message. (MESSAGE_TYPE_xxx) Must be
21537  * MESSAGE_TYPE_SECURE_DECOMMISSION.
21538  */
21539 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_MESSAGE_TYPE_OFST 4
21540 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_MESSAGE_TYPE_LEN 4
21541 /* A NUL padded US-ASCII string identifying the TSA infrastructure domain. This
21542  * field is for information only, and not used by the firmware. Note- The TSAID
21543  * is the Organizational Unit Name field as part of the root and server
21544  * certificates.
21545  */
21546 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_TSAID_OFST 8
21547 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_TSAID_LEN 1
21548 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_TSAID_NUM 64
21549 /* A NUL padded US-ASCII string containing user name of the creator of the
21550  * decommissioning ticket. This field is for information only, and not used by
21551  * the firmware.
21552  */
21553 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_USER_OFST 72
21554 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_USER_LEN 1
21555 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_USER_NUM 36
21556 /* Reason of why decommissioning happens */
21557 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_REASON_OFST 108
21558 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_REASON_LEN 4
21559 /* enum: There are situations when the binding process does not complete
21560  * successfully due to key, other attributes corruption at the database level
21561  * (Controller). Adapter can't connect to the controller anymore. To recover,
21562  * use the decommission command to force the adapter into unbound state.
21563  */
21564 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_ADAPTER_BINDING_FAILURE 0x1
21565 /* The signature computed and encoded as specified by MESSAGE_TYPE. */
21566 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_SIG_OFST 112
21567 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_SIG_LEN 1
21568 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_SIG_MINNUM 1
21569 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_SIG_MAXNUM 104
21570 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_SIG_MAXNUM_MCDI2 104
21571
21572 /* MC_CMD_TSA_BIND_IN_TEST_MCDI msgrequest: Test mode that emulates MCDI
21573  * interface restrictions of a bound adapter. This operation is intended for
21574  * test use on adapters that are not deployed and bound to a TSA Controller.
21575  * Using it on a Bound adapter will succeed but will not alter the MCDI
21576  * privileges as MCDI operations will already be restricted.
21577  */
21578 #define MC_CMD_TSA_BIND_IN_TEST_MCDI_LEN 8
21579 /* The operation requested must be MC_CMD_TSA_BIND_OP_TEST_MCDI. */
21580 #define MC_CMD_TSA_BIND_IN_TEST_MCDI_OP_OFST 0
21581 #define MC_CMD_TSA_BIND_IN_TEST_MCDI_OP_LEN 4
21582 /* Enable or disable emulation of bound adapter */
21583 #define MC_CMD_TSA_BIND_IN_TEST_MCDI_CTRL_OFST 4
21584 #define MC_CMD_TSA_BIND_IN_TEST_MCDI_CTRL_LEN 4
21585 #define MC_CMD_TSA_BIND_IN_TEST_MCDI_DISABLE 0x0 /* enum */
21586 #define MC_CMD_TSA_BIND_IN_TEST_MCDI_ENABLE 0x1 /* enum */
21587
21588 /* MC_CMD_TSA_BIND_OUT_GET_ID msgresponse: Obsolete. Use
21589  * MC_CMD_SECURE_NIC_INFO_OUT_STATUS.
21590  */
21591 #define MC_CMD_TSA_BIND_OUT_GET_ID_LENMIN 15
21592 #define MC_CMD_TSA_BIND_OUT_GET_ID_LENMAX 252
21593 #define MC_CMD_TSA_BIND_OUT_GET_ID_LENMAX_MCDI2 1020
21594 #define MC_CMD_TSA_BIND_OUT_GET_ID_LEN(num) (14+1*(num))
21595 #define MC_CMD_TSA_BIND_OUT_GET_ID_SIG_NUM(len) (((len)-14)/1)
21596 /* The protocol operation code MC_CMD_TSA_BIND_OP_GET_ID that is sent back to
21597  * the caller.
21598  */
21599 #define MC_CMD_TSA_BIND_OUT_GET_ID_OP_OFST 0
21600 #define MC_CMD_TSA_BIND_OUT_GET_ID_OP_LEN 4
21601 /* Rules engine type. Note- The rules engine type allows TSAC to further
21602  * identify the connected endpoint (e.g. TSAN, NIC Emulator) type and take the
21603  * proper action accordingly. As an example, TSAC uses the rules engine type to
21604  * select the SF key that differs in the case of TSAN vs. NIC Emulator.
21605  */
21606 #define MC_CMD_TSA_BIND_OUT_GET_ID_RULE_ENGINE_OFST 4
21607 #define MC_CMD_TSA_BIND_OUT_GET_ID_RULE_ENGINE_LEN 4
21608 /* enum: Hardware rules engine. */
21609 #define MC_CMD_TSA_BIND_OUT_GET_ID_RULE_ENGINE_TSAN 0x1
21610 /* enum: Nic emulator rules engine. */
21611 #define MC_CMD_TSA_BIND_OUT_GET_ID_RULE_ENGINE_NEMU 0x2
21612 /* enum: SSFE. */
21613 #define MC_CMD_TSA_BIND_OUT_GET_ID_RULE_ENGINE_SSFE 0x3
21614 /* TSAN unique identifier for the network adapter */
21615 #define MC_CMD_TSA_BIND_OUT_GET_ID_TSANID_OFST 8
21616 #define MC_CMD_TSA_BIND_OUT_GET_ID_TSANID_LEN 6
21617 /* The signature data blob. The signature is computed against the message
21618  * formed by TSAN ID concatenated with the NONCE value. Refer to SF-115479-TC
21619  * for more information also in respect to the private keys that are used to
21620  * sign the message based on TSAN pre/post-binding authentication procedure.
21621  */
21622 #define MC_CMD_TSA_BIND_OUT_GET_ID_SIG_OFST 14
21623 #define MC_CMD_TSA_BIND_OUT_GET_ID_SIG_LEN 1
21624 #define MC_CMD_TSA_BIND_OUT_GET_ID_SIG_MINNUM 1
21625 #define MC_CMD_TSA_BIND_OUT_GET_ID_SIG_MAXNUM 238
21626 #define MC_CMD_TSA_BIND_OUT_GET_ID_SIG_MAXNUM_MCDI2 1006
21627
21628 /* MC_CMD_TSA_BIND_OUT_GET_TICKET msgresponse */
21629 #define MC_CMD_TSA_BIND_OUT_GET_TICKET_LENMIN 5
21630 #define MC_CMD_TSA_BIND_OUT_GET_TICKET_LENMAX 252
21631 #define MC_CMD_TSA_BIND_OUT_GET_TICKET_LENMAX_MCDI2 1020
21632 #define MC_CMD_TSA_BIND_OUT_GET_TICKET_LEN(num) (4+1*(num))
21633 #define MC_CMD_TSA_BIND_OUT_GET_TICKET_TICKET_NUM(len) (((len)-4)/1)
21634 /* The protocol operation code MC_CMD_TSA_BIND_OP_GET_TICKET that is sent back
21635  * to the caller.
21636  */
21637 #define MC_CMD_TSA_BIND_OUT_GET_TICKET_OP_OFST 0
21638 #define MC_CMD_TSA_BIND_OUT_GET_TICKET_OP_LEN 4
21639 /* The ticket represents the data blob construct that TSAN sends to TSAC as
21640  * part of the binding protocol. From the TSAN perspective the ticket is an
21641  * opaque construct. For more info refer to SF-115479-TC.
21642  */
21643 #define MC_CMD_TSA_BIND_OUT_GET_TICKET_TICKET_OFST 4
21644 #define MC_CMD_TSA_BIND_OUT_GET_TICKET_TICKET_LEN 1
21645 #define MC_CMD_TSA_BIND_OUT_GET_TICKET_TICKET_MINNUM 1
21646 #define MC_CMD_TSA_BIND_OUT_GET_TICKET_TICKET_MAXNUM 248
21647 #define MC_CMD_TSA_BIND_OUT_GET_TICKET_TICKET_MAXNUM_MCDI2 1016
21648
21649 /* MC_CMD_TSA_BIND_OUT_SET_KEY msgresponse */
21650 #define MC_CMD_TSA_BIND_OUT_SET_KEY_LEN 4
21651 /* The protocol operation code MC_CMD_TSA_BIND_OP_SET_KEY that is sent back to
21652  * the caller.
21653  */
21654 #define MC_CMD_TSA_BIND_OUT_SET_KEY_OP_OFST 0
21655 #define MC_CMD_TSA_BIND_OUT_SET_KEY_OP_LEN 4
21656
21657 /* MC_CMD_TSA_BIND_OUT_UNBIND msgresponse: Response to insecure unbind request.
21658  */
21659 #define MC_CMD_TSA_BIND_OUT_UNBIND_LEN 8
21660 /* Same as MC_CMD_ERR field, but included as 0 in success cases */
21661 #define MC_CMD_TSA_BIND_OUT_UNBIND_RESULT_OFST 0
21662 #define MC_CMD_TSA_BIND_OUT_UNBIND_RESULT_LEN 4
21663 /* Extra status information */
21664 #define MC_CMD_TSA_BIND_OUT_UNBIND_INFO_OFST 4
21665 #define MC_CMD_TSA_BIND_OUT_UNBIND_INFO_LEN 4
21666 /* enum: Unbind successful. */
21667 #define MC_CMD_TSA_BIND_OUT_UNBIND_OK_UNBOUND 0x0
21668 /* enum: TSANID mismatch */
21669 #define MC_CMD_TSA_BIND_OUT_UNBIND_ERR_BAD_TSANID 0x1
21670 /* enum: Unable to remove the binding ticket from persistent storage. */
21671 #define MC_CMD_TSA_BIND_OUT_UNBIND_ERR_REMOVE_TICKET 0x2
21672 /* enum: TSAN is not bound to a binding ticket. */
21673 #define MC_CMD_TSA_BIND_OUT_UNBIND_ERR_NOT_BOUND 0x3
21674
21675 /* MC_CMD_TSA_BIND_OUT_UNBIND_EXT msgresponse: Obsolete. Use
21676  * MC_CMD_TSA_BIND_OUT_SECURE_UNBIND.
21677  */
21678 #define MC_CMD_TSA_BIND_OUT_UNBIND_EXT_LEN 8
21679 /* Same as MC_CMD_ERR field, but included as 0 in success cases */
21680 #define MC_CMD_TSA_BIND_OUT_UNBIND_EXT_RESULT_OFST 0
21681 #define MC_CMD_TSA_BIND_OUT_UNBIND_EXT_RESULT_LEN 4
21682 /* Extra status information */
21683 #define MC_CMD_TSA_BIND_OUT_UNBIND_EXT_INFO_OFST 4
21684 #define MC_CMD_TSA_BIND_OUT_UNBIND_EXT_INFO_LEN 4
21685 /* enum: Unbind successful. */
21686 #define MC_CMD_TSA_BIND_OUT_UNBIND_EXT_OK_UNBOUND 0x0
21687 /* enum: TSANID mismatch */
21688 #define MC_CMD_TSA_BIND_OUT_UNBIND_EXT_ERR_BAD_TSANID 0x1
21689 /* enum: Unable to remove the binding ticket from persistent storage. */
21690 #define MC_CMD_TSA_BIND_OUT_UNBIND_EXT_ERR_REMOVE_TICKET 0x2
21691 /* enum: TSAN is not bound to a binding ticket. */
21692 #define MC_CMD_TSA_BIND_OUT_UNBIND_EXT_ERR_NOT_BOUND 0x3
21693 /* enum: Invalid unbind token */
21694 #define MC_CMD_TSA_BIND_OUT_UNBIND_EXT_ERR_BAD_TOKEN 0x4
21695 /* enum: Invalid signature */
21696 #define MC_CMD_TSA_BIND_OUT_UNBIND_EXT_ERR_BAD_SIGNATURE 0x5
21697
21698 /* MC_CMD_TSA_BIND_OUT_SET_UNBINDTOKEN msgresponse */
21699 #define MC_CMD_TSA_BIND_OUT_SET_UNBINDTOKEN_LEN 4
21700 /* The protocol operation code MC_CMD_TSA_BIND_OP_SET_UNBINDTOKEN that is sent
21701  * back to the caller.
21702  */
21703 #define MC_CMD_TSA_BIND_OUT_SET_UNBINDTOKEN_OP_OFST 0
21704 #define MC_CMD_TSA_BIND_OUT_SET_UNBINDTOKEN_OP_LEN 4
21705
21706 /* MC_CMD_TSA_BIND_OUT_DECOMMISSION msgresponse: Obsolete. Use
21707  * MC_CMD_TSA_BIND_OUT_SECURE_DECOMMISSION.
21708  */
21709 #define MC_CMD_TSA_BIND_OUT_DECOMMISSION_LEN 4
21710 /* The protocol operation code MC_CMD_TSA_BIND_OP_DECOMMISSION that is sent
21711  * back to the caller.
21712  */
21713 #define MC_CMD_TSA_BIND_OUT_DECOMMISSION_OP_OFST 0
21714 #define MC_CMD_TSA_BIND_OUT_DECOMMISSION_OP_LEN 4
21715
21716 /* MC_CMD_TSA_BIND_OUT_GET_CERTIFICATE msgresponse */
21717 #define MC_CMD_TSA_BIND_OUT_GET_CERTIFICATE_LENMIN 9
21718 #define MC_CMD_TSA_BIND_OUT_GET_CERTIFICATE_LENMAX 252
21719 #define MC_CMD_TSA_BIND_OUT_GET_CERTIFICATE_LENMAX_MCDI2 1020
21720 #define MC_CMD_TSA_BIND_OUT_GET_CERTIFICATE_LEN(num) (8+1*(num))
21721 #define MC_CMD_TSA_BIND_OUT_GET_CERTIFICATE_DATA_NUM(len) (((len)-8)/1)
21722 /* The protocol operation code MC_CMD_TSA_BIND_OP_GET_CERTIFICATE that is sent
21723  * back to the caller.
21724  */
21725 #define MC_CMD_TSA_BIND_OUT_GET_CERTIFICATE_OP_OFST 0
21726 #define MC_CMD_TSA_BIND_OUT_GET_CERTIFICATE_OP_LEN 4
21727 /* Type of the certificate. */
21728 #define MC_CMD_TSA_BIND_OUT_GET_CERTIFICATE_TYPE_OFST 4
21729 #define MC_CMD_TSA_BIND_OUT_GET_CERTIFICATE_TYPE_LEN 4
21730 /*            Enum values, see field(s): */
21731 /*               MC_CMD_TSA_BIND_IN_GET_CERTIFICATE/TYPE */
21732 /* The certificate data. */
21733 #define MC_CMD_TSA_BIND_OUT_GET_CERTIFICATE_DATA_OFST 8
21734 #define MC_CMD_TSA_BIND_OUT_GET_CERTIFICATE_DATA_LEN 1
21735 #define MC_CMD_TSA_BIND_OUT_GET_CERTIFICATE_DATA_MINNUM 1
21736 #define MC_CMD_TSA_BIND_OUT_GET_CERTIFICATE_DATA_MAXNUM 244
21737 #define MC_CMD_TSA_BIND_OUT_GET_CERTIFICATE_DATA_MAXNUM_MCDI2 1012
21738
21739 /* MC_CMD_TSA_BIND_OUT_SECURE_UNBIND msgresponse: Response to secure unbind
21740  * request.
21741  */
21742 #define MC_CMD_TSA_BIND_OUT_SECURE_UNBIND_LEN 8
21743 /* The protocol operation code that is sent back to the caller. */
21744 #define MC_CMD_TSA_BIND_OUT_SECURE_UNBIND_OP_OFST 0
21745 #define MC_CMD_TSA_BIND_OUT_SECURE_UNBIND_OP_LEN 4
21746 #define MC_CMD_TSA_BIND_OUT_SECURE_UNBIND_RESULT_OFST 4
21747 #define MC_CMD_TSA_BIND_OUT_SECURE_UNBIND_RESULT_LEN 4
21748 /* enum: Unbind successful. */
21749 #define MC_CMD_TSA_BIND_OUT_SECURE_UNBIND_OK_UNBOUND 0x0
21750 /* enum: TSANID mismatch */
21751 #define MC_CMD_TSA_BIND_OUT_SECURE_UNBIND_ERR_BAD_TSANID 0x1
21752 /* enum: Unable to remove the binding ticket from persistent storage. */
21753 #define MC_CMD_TSA_BIND_OUT_SECURE_UNBIND_ERR_REMOVE_TICKET 0x2
21754 /* enum: TSAN is not bound to a domain. */
21755 #define MC_CMD_TSA_BIND_OUT_SECURE_UNBIND_ERR_NOT_BOUND 0x3
21756 /* enum: Invalid unbind token */
21757 #define MC_CMD_TSA_BIND_OUT_SECURE_UNBIND_ERR_BAD_TOKEN 0x4
21758 /* enum: Invalid signature */
21759 #define MC_CMD_TSA_BIND_OUT_SECURE_UNBIND_ERR_BAD_SIGNATURE 0x5
21760
21761 /* MC_CMD_TSA_BIND_OUT_SECURE_DECOMMISSION msgresponse: Response to secure
21762  * decommission request.
21763  */
21764 #define MC_CMD_TSA_BIND_OUT_SECURE_DECOMMISSION_LEN 8
21765 /* The protocol operation code that is sent back to the caller. */
21766 #define MC_CMD_TSA_BIND_OUT_SECURE_DECOMMISSION_OP_OFST 0
21767 #define MC_CMD_TSA_BIND_OUT_SECURE_DECOMMISSION_OP_LEN 4
21768 #define MC_CMD_TSA_BIND_OUT_SECURE_DECOMMISSION_RESULT_OFST 4
21769 #define MC_CMD_TSA_BIND_OUT_SECURE_DECOMMISSION_RESULT_LEN 4
21770 /* enum: Unbind successful. */
21771 #define MC_CMD_TSA_BIND_OUT_SECURE_DECOMMISSION_OK_UNBOUND 0x0
21772 /* enum: TSANID mismatch */
21773 #define MC_CMD_TSA_BIND_OUT_SECURE_DECOMMISSION_ERR_BAD_TSANID 0x1
21774 /* enum: Unable to remove the binding ticket from persistent storage. */
21775 #define MC_CMD_TSA_BIND_OUT_SECURE_DECOMMISSION_ERR_REMOVE_TICKET 0x2
21776 /* enum: TSAN is not bound to a domain. */
21777 #define MC_CMD_TSA_BIND_OUT_SECURE_DECOMMISSION_ERR_NOT_BOUND 0x3
21778 /* enum: Invalid unbind token */
21779 #define MC_CMD_TSA_BIND_OUT_SECURE_DECOMMISSION_ERR_BAD_TOKEN 0x4
21780 /* enum: Invalid signature */
21781 #define MC_CMD_TSA_BIND_OUT_SECURE_DECOMMISSION_ERR_BAD_SIGNATURE 0x5
21782
21783 /* MC_CMD_TSA_BIND_OUT_TEST_MCDI msgrequest */
21784 #define MC_CMD_TSA_BIND_OUT_TEST_MCDI_LEN 4
21785 /* The protocol operation code MC_CMD_TSA_BIND_OP_TEST_MCDI that is sent back
21786  * to the caller.
21787  */
21788 #define MC_CMD_TSA_BIND_OUT_TEST_MCDI_OP_OFST 0
21789 #define MC_CMD_TSA_BIND_OUT_TEST_MCDI_OP_LEN 4
21790
21791
21792 /***********************************/
21793 /* MC_CMD_MANAGE_SECURITY_RULESET_CACHE
21794  * Manage the persistent NVRAM cache of security rules created with
21795  * MC_CMD_SET_SECURITY_RULE. Note that the cache is not automatically updated
21796  * as rules are added or removed; the active ruleset must be explicitly
21797  * committed to the cache. The cache may also be explicitly invalidated,
21798  * without affecting the currently active ruleset. When the cache is valid, it
21799  * will be loaded at power on or MC reboot, instead of the default ruleset.
21800  * Rollback of the currently active ruleset to the cached version (when it is
21801  * valid) is also supported. (Medford-only; for use by SolarSecure apps, not
21802  * directly by drivers. See SF-114946-SW.) NOTE - The only sub-operation
21803  * allowed in an adapter bound to a TSA controller from the local host is
21804  * OP_GET_CACHED_VERSION. All other sub-operations are prohibited.
21805  */
21806 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE 0x11a
21807 #undef  MC_CMD_0x11a_PRIVILEGE_CTG
21808
21809 #define MC_CMD_0x11a_PRIVILEGE_CTG SRIOV_CTG_ADMIN
21810
21811 /* MC_CMD_MANAGE_SECURITY_RULESET_CACHE_IN msgrequest */
21812 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_IN_LEN 4
21813 /* the operation to perform */
21814 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_IN_OP_OFST 0
21815 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_IN_OP_LEN 4
21816 /* enum: reports the ruleset version that is cached in persistent storage but
21817  * performs no other action
21818  */
21819 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_IN_OP_GET_CACHED_VERSION 0x0
21820 /* enum: rolls back the active state to the cached version. (May fail with
21821  * ENOENT if there is no valid cached version.)
21822  */
21823 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_IN_OP_ROLLBACK 0x1
21824 /* enum: commits the active state to the persistent cache */
21825 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_IN_OP_COMMIT 0x2
21826 /* enum: invalidates the persistent cache without affecting the active state */
21827 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_IN_OP_INVALIDATE 0x3
21828
21829 /* MC_CMD_MANAGE_SECURITY_RULESET_CACHE_OUT msgresponse */
21830 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_OUT_LENMIN 5
21831 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_OUT_LENMAX 252
21832 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_OUT_LENMAX_MCDI2 1020
21833 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_OUT_LEN(num) (4+1*(num))
21834 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_OUT_VERSION_NUM(len) (((len)-4)/1)
21835 /* indicates whether the persistent cache is valid (after completion of the
21836  * requested operation in the case of rollback, commit, or invalidate)
21837  */
21838 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_OUT_STATE_OFST 0
21839 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_OUT_STATE_LEN 4
21840 /* enum: persistent cache is invalid (the VERSION field will be empty in this
21841  * case)
21842  */
21843 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_OUT_STATE_INVALID 0x0
21844 /* enum: persistent cache is valid */
21845 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_OUT_STATE_VALID 0x1
21846 /* cached ruleset version (after completion of the requested operation, in the
21847  * case of rollback, commit, or invalidate) as an opaque hash value in the same
21848  * form as MC_CMD_GET_SECURITY_RULESET_VERSION_OUT_VERSION
21849  */
21850 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_OUT_VERSION_OFST 4
21851 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_OUT_VERSION_LEN 1
21852 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_OUT_VERSION_MINNUM 1
21853 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_OUT_VERSION_MAXNUM 248
21854 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_OUT_VERSION_MAXNUM_MCDI2 1016
21855
21856
21857 /***********************************/
21858 /* MC_CMD_NVRAM_PRIVATE_APPEND
21859  * Append a single TLV to the MC_USAGE_TLV partition. Returns MC_CMD_ERR_EEXIST
21860  * if the tag is already present.
21861  */
21862 #define MC_CMD_NVRAM_PRIVATE_APPEND 0x11c
21863 #undef  MC_CMD_0x11c_PRIVILEGE_CTG
21864
21865 #define MC_CMD_0x11c_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
21866
21867 /* MC_CMD_NVRAM_PRIVATE_APPEND_IN msgrequest */
21868 #define MC_CMD_NVRAM_PRIVATE_APPEND_IN_LENMIN 9
21869 #define MC_CMD_NVRAM_PRIVATE_APPEND_IN_LENMAX 252
21870 #define MC_CMD_NVRAM_PRIVATE_APPEND_IN_LENMAX_MCDI2 1020
21871 #define MC_CMD_NVRAM_PRIVATE_APPEND_IN_LEN(num) (8+1*(num))
21872 #define MC_CMD_NVRAM_PRIVATE_APPEND_IN_DATA_BUFFER_NUM(len) (((len)-8)/1)
21873 /* The tag to be appended */
21874 #define MC_CMD_NVRAM_PRIVATE_APPEND_IN_TAG_OFST 0
21875 #define MC_CMD_NVRAM_PRIVATE_APPEND_IN_TAG_LEN 4
21876 /* The length of the data */
21877 #define MC_CMD_NVRAM_PRIVATE_APPEND_IN_LENGTH_OFST 4
21878 #define MC_CMD_NVRAM_PRIVATE_APPEND_IN_LENGTH_LEN 4
21879 /* The data to be contained in the TLV structure */
21880 #define MC_CMD_NVRAM_PRIVATE_APPEND_IN_DATA_BUFFER_OFST 8
21881 #define MC_CMD_NVRAM_PRIVATE_APPEND_IN_DATA_BUFFER_LEN 1
21882 #define MC_CMD_NVRAM_PRIVATE_APPEND_IN_DATA_BUFFER_MINNUM 1
21883 #define MC_CMD_NVRAM_PRIVATE_APPEND_IN_DATA_BUFFER_MAXNUM 244
21884 #define MC_CMD_NVRAM_PRIVATE_APPEND_IN_DATA_BUFFER_MAXNUM_MCDI2 1012
21885
21886 /* MC_CMD_NVRAM_PRIVATE_APPEND_OUT msgresponse */
21887 #define MC_CMD_NVRAM_PRIVATE_APPEND_OUT_LEN 0
21888
21889
21890 /***********************************/
21891 /* MC_CMD_XPM_VERIFY_CONTENTS
21892  * Verify that the contents of the XPM memory is correct (Medford only). This
21893  * is used during manufacture to check that the XPM memory has been programmed
21894  * correctly at ATE.
21895  */
21896 #define MC_CMD_XPM_VERIFY_CONTENTS 0x11b
21897 #undef  MC_CMD_0x11b_PRIVILEGE_CTG
21898
21899 #define MC_CMD_0x11b_PRIVILEGE_CTG SRIOV_CTG_ADMIN
21900
21901 /* MC_CMD_XPM_VERIFY_CONTENTS_IN msgrequest */
21902 #define MC_CMD_XPM_VERIFY_CONTENTS_IN_LEN 4
21903 /* Data type to be checked */
21904 #define MC_CMD_XPM_VERIFY_CONTENTS_IN_DATA_TYPE_OFST 0
21905 #define MC_CMD_XPM_VERIFY_CONTENTS_IN_DATA_TYPE_LEN 4
21906
21907 /* MC_CMD_XPM_VERIFY_CONTENTS_OUT msgresponse */
21908 #define MC_CMD_XPM_VERIFY_CONTENTS_OUT_LENMIN 12
21909 #define MC_CMD_XPM_VERIFY_CONTENTS_OUT_LENMAX 252
21910 #define MC_CMD_XPM_VERIFY_CONTENTS_OUT_LENMAX_MCDI2 1020
21911 #define MC_CMD_XPM_VERIFY_CONTENTS_OUT_LEN(num) (12+1*(num))
21912 #define MC_CMD_XPM_VERIFY_CONTENTS_OUT_SIGNATURE_NUM(len) (((len)-12)/1)
21913 /* Number of sectors found (test builds only) */
21914 #define MC_CMD_XPM_VERIFY_CONTENTS_OUT_NUM_SECTORS_OFST 0
21915 #define MC_CMD_XPM_VERIFY_CONTENTS_OUT_NUM_SECTORS_LEN 4
21916 /* Number of bytes found (test builds only) */
21917 #define MC_CMD_XPM_VERIFY_CONTENTS_OUT_NUM_BYTES_OFST 4
21918 #define MC_CMD_XPM_VERIFY_CONTENTS_OUT_NUM_BYTES_LEN 4
21919 /* Length of signature */
21920 #define MC_CMD_XPM_VERIFY_CONTENTS_OUT_SIG_LENGTH_OFST 8
21921 #define MC_CMD_XPM_VERIFY_CONTENTS_OUT_SIG_LENGTH_LEN 4
21922 /* Signature */
21923 #define MC_CMD_XPM_VERIFY_CONTENTS_OUT_SIGNATURE_OFST 12
21924 #define MC_CMD_XPM_VERIFY_CONTENTS_OUT_SIGNATURE_LEN 1
21925 #define MC_CMD_XPM_VERIFY_CONTENTS_OUT_SIGNATURE_MINNUM 0
21926 #define MC_CMD_XPM_VERIFY_CONTENTS_OUT_SIGNATURE_MAXNUM 240
21927 #define MC_CMD_XPM_VERIFY_CONTENTS_OUT_SIGNATURE_MAXNUM_MCDI2 1008
21928
21929
21930 /***********************************/
21931 /* MC_CMD_SET_EVQ_TMR
21932  * Update the timer load, timer reload and timer mode values for a given EVQ.
21933  * The requested timer values (in TMR_LOAD_REQ_NS and TMR_RELOAD_REQ_NS) will
21934  * be rounded up to the granularity supported by the hardware, then truncated
21935  * to the range supported by the hardware. The resulting value after the
21936  * rounding and truncation will be returned to the caller (in TMR_LOAD_ACT_NS
21937  * and TMR_RELOAD_ACT_NS).
21938  */
21939 #define MC_CMD_SET_EVQ_TMR 0x120
21940 #undef  MC_CMD_0x120_PRIVILEGE_CTG
21941
21942 #define MC_CMD_0x120_PRIVILEGE_CTG SRIOV_CTG_GENERAL
21943
21944 /* MC_CMD_SET_EVQ_TMR_IN msgrequest */
21945 #define MC_CMD_SET_EVQ_TMR_IN_LEN 16
21946 /* Function-relative queue instance */
21947 #define MC_CMD_SET_EVQ_TMR_IN_INSTANCE_OFST 0
21948 #define MC_CMD_SET_EVQ_TMR_IN_INSTANCE_LEN 4
21949 /* Requested value for timer load (in nanoseconds) */
21950 #define MC_CMD_SET_EVQ_TMR_IN_TMR_LOAD_REQ_NS_OFST 4
21951 #define MC_CMD_SET_EVQ_TMR_IN_TMR_LOAD_REQ_NS_LEN 4
21952 /* Requested value for timer reload (in nanoseconds) */
21953 #define MC_CMD_SET_EVQ_TMR_IN_TMR_RELOAD_REQ_NS_OFST 8
21954 #define MC_CMD_SET_EVQ_TMR_IN_TMR_RELOAD_REQ_NS_LEN 4
21955 /* Timer mode. Meanings as per EVQ_TMR_REG.TC_TIMER_VAL */
21956 #define MC_CMD_SET_EVQ_TMR_IN_TMR_MODE_OFST 12
21957 #define MC_CMD_SET_EVQ_TMR_IN_TMR_MODE_LEN 4
21958 #define MC_CMD_SET_EVQ_TMR_IN_TIMER_MODE_DIS 0x0 /* enum */
21959 #define MC_CMD_SET_EVQ_TMR_IN_TIMER_MODE_IMMED_START 0x1 /* enum */
21960 #define MC_CMD_SET_EVQ_TMR_IN_TIMER_MODE_TRIG_START 0x2 /* enum */
21961 #define MC_CMD_SET_EVQ_TMR_IN_TIMER_MODE_INT_HLDOFF 0x3 /* enum */
21962
21963 /* MC_CMD_SET_EVQ_TMR_OUT msgresponse */
21964 #define MC_CMD_SET_EVQ_TMR_OUT_LEN 8
21965 /* Actual value for timer load (in nanoseconds) */
21966 #define MC_CMD_SET_EVQ_TMR_OUT_TMR_LOAD_ACT_NS_OFST 0
21967 #define MC_CMD_SET_EVQ_TMR_OUT_TMR_LOAD_ACT_NS_LEN 4
21968 /* Actual value for timer reload (in nanoseconds) */
21969 #define MC_CMD_SET_EVQ_TMR_OUT_TMR_RELOAD_ACT_NS_OFST 4
21970 #define MC_CMD_SET_EVQ_TMR_OUT_TMR_RELOAD_ACT_NS_LEN 4
21971
21972
21973 /***********************************/
21974 /* MC_CMD_GET_EVQ_TMR_PROPERTIES
21975  * Query properties about the event queue timers.
21976  */
21977 #define MC_CMD_GET_EVQ_TMR_PROPERTIES 0x122
21978 #undef  MC_CMD_0x122_PRIVILEGE_CTG
21979
21980 #define MC_CMD_0x122_PRIVILEGE_CTG SRIOV_CTG_GENERAL
21981
21982 /* MC_CMD_GET_EVQ_TMR_PROPERTIES_IN msgrequest */
21983 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_IN_LEN 0
21984
21985 /* MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT msgresponse */
21986 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_LEN 36
21987 /* Reserved for future use. */
21988 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_FLAGS_OFST 0
21989 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_FLAGS_LEN 4
21990 /* For timers updated via writes to EVQ_TMR_REG, this is the time interval (in
21991  * nanoseconds) for each increment of the timer load/reload count. The
21992  * requested duration of a timer is this value multiplied by the timer
21993  * load/reload count.
21994  */
21995 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_TMR_REG_NS_PER_COUNT_OFST 4
21996 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_TMR_REG_NS_PER_COUNT_LEN 4
21997 /* For timers updated via writes to EVQ_TMR_REG, this is the maximum value
21998  * allowed for timer load/reload counts.
21999  */
22000 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_TMR_REG_MAX_COUNT_OFST 8
22001 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_TMR_REG_MAX_COUNT_LEN 4
22002 /* For timers updated via writes to EVQ_TMR_REG, timer load/reload counts not a
22003  * multiple of this step size will be rounded in an implementation defined
22004  * manner.
22005  */
22006 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_TMR_REG_STEP_OFST 12
22007 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_TMR_REG_STEP_LEN 4
22008 /* Maximum timer duration (in nanoseconds) for timers updated via MCDI. Only
22009  * meaningful if MC_CMD_SET_EVQ_TMR is implemented.
22010  */
22011 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_MCDI_TMR_MAX_NS_OFST 16
22012 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_MCDI_TMR_MAX_NS_LEN 4
22013 /* Timer durations requested via MCDI that are not a multiple of this step size
22014  * will be rounded up. Only meaningful if MC_CMD_SET_EVQ_TMR is implemented.
22015  */
22016 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_MCDI_TMR_STEP_NS_OFST 20
22017 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_MCDI_TMR_STEP_NS_LEN 4
22018 /* For timers updated using the bug35388 workaround, this is the time interval
22019  * (in nanoseconds) for each increment of the timer load/reload count. The
22020  * requested duration of a timer is this value multiplied by the timer
22021  * load/reload count. This field is only meaningful if the bug35388 workaround
22022  * is enabled.
22023  */
22024 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_BUG35388_TMR_NS_PER_COUNT_OFST 24
22025 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_BUG35388_TMR_NS_PER_COUNT_LEN 4
22026 /* For timers updated using the bug35388 workaround, this is the maximum value
22027  * allowed for timer load/reload counts. This field is only meaningful if the
22028  * bug35388 workaround is enabled.
22029  */
22030 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_BUG35388_TMR_MAX_COUNT_OFST 28
22031 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_BUG35388_TMR_MAX_COUNT_LEN 4
22032 /* For timers updated using the bug35388 workaround, timer load/reload counts
22033  * not a multiple of this step size will be rounded in an implementation
22034  * defined manner. This field is only meaningful if the bug35388 workaround is
22035  * enabled.
22036  */
22037 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_BUG35388_TMR_STEP_OFST 32
22038 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_BUG35388_TMR_STEP_LEN 4
22039
22040
22041 /***********************************/
22042 /* MC_CMD_ALLOCATE_TX_VFIFO_CP
22043  * When we use the TX_vFIFO_ULL mode, we can allocate common pools using the
22044  * non used switch buffers.
22045  */
22046 #define MC_CMD_ALLOCATE_TX_VFIFO_CP 0x11d
22047 #undef  MC_CMD_0x11d_PRIVILEGE_CTG
22048
22049 #define MC_CMD_0x11d_PRIVILEGE_CTG SRIOV_CTG_GENERAL
22050
22051 /* MC_CMD_ALLOCATE_TX_VFIFO_CP_IN msgrequest */
22052 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_LEN 20
22053 /* Desired instance. Must be set to a specific instance, which is a function
22054  * local queue index.
22055  */
22056 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_INSTANCE_OFST 0
22057 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_INSTANCE_LEN 4
22058 /* Will the common pool be used as TX_vFIFO_ULL (1) */
22059 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_MODE_OFST 4
22060 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_MODE_LEN 4
22061 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_ENABLED 0x1 /* enum */
22062 /* enum: Using this interface without TX_vFIFO_ULL is not supported for now */
22063 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_DISABLED 0x0
22064 /* Number of buffers to reserve for the common pool */
22065 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_SIZE_OFST 8
22066 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_SIZE_LEN 4
22067 /* TX datapath to which the Common Pool is connected to. */
22068 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_INGRESS_OFST 12
22069 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_INGRESS_LEN 4
22070 /* enum: Extracts information from function */
22071 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_USE_FUNCTION_VALUE -0x1
22072 /* Network port or RX Engine to which the common pool connects. */
22073 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_EGRESS_OFST 16
22074 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_EGRESS_LEN 4
22075 /* enum: Extracts information from function */
22076 /*               MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_USE_FUNCTION_VALUE -0x1 */
22077 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_PORT0 0x0 /* enum */
22078 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_PORT1 0x1 /* enum */
22079 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_PORT2 0x2 /* enum */
22080 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_PORT3 0x3 /* enum */
22081 /* enum: To enable Switch loopback with Rx engine 0 */
22082 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_RX_ENGINE0 0x4
22083 /* enum: To enable Switch loopback with Rx engine 1 */
22084 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_RX_ENGINE1 0x5
22085
22086 /* MC_CMD_ALLOCATE_TX_VFIFO_CP_OUT msgresponse */
22087 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_OUT_LEN 4
22088 /* ID of the common pool allocated */
22089 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_OUT_CP_ID_OFST 0
22090 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_OUT_CP_ID_LEN 4
22091
22092
22093 /***********************************/
22094 /* MC_CMD_ALLOCATE_TX_VFIFO_VFIFO
22095  * When we use the TX_vFIFO_ULL mode, we can allocate vFIFOs using the
22096  * previously allocated common pools.
22097  */
22098 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO 0x11e
22099 #undef  MC_CMD_0x11e_PRIVILEGE_CTG
22100
22101 #define MC_CMD_0x11e_PRIVILEGE_CTG SRIOV_CTG_GENERAL
22102
22103 /* MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN msgrequest */
22104 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_LEN 20
22105 /* Common pool previously allocated to which the new vFIFO will be associated
22106  */
22107 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_CP_OFST 0
22108 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_CP_LEN 4
22109 /* Port or RX engine to associate the vFIFO egress */
22110 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_EGRESS_OFST 4
22111 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_EGRESS_LEN 4
22112 /* enum: Extracts information from common pool */
22113 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_USE_CP_VALUE -0x1
22114 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_PORT0 0x0 /* enum */
22115 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_PORT1 0x1 /* enum */
22116 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_PORT2 0x2 /* enum */
22117 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_PORT3 0x3 /* enum */
22118 /* enum: To enable Switch loopback with Rx engine 0 */
22119 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_RX_ENGINE0 0x4
22120 /* enum: To enable Switch loopback with Rx engine 1 */
22121 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_RX_ENGINE1 0x5
22122 /* Minimum number of buffers that the pool must have */
22123 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_SIZE_OFST 8
22124 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_SIZE_LEN 4
22125 /* enum: Do not check the space available */
22126 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_NO_MINIMUM 0x0
22127 /* Will the vFIFO be used as TX_vFIFO_ULL */
22128 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_MODE_OFST 12
22129 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_MODE_LEN 4
22130 /* Network priority of the vFIFO,if applicable */
22131 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_PRIORITY_OFST 16
22132 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_PRIORITY_LEN 4
22133 /* enum: Search for the lowest unused priority */
22134 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_LOWEST_AVAILABLE -0x1
22135
22136 /* MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_OUT msgresponse */
22137 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_OUT_LEN 8
22138 /* Short vFIFO ID */
22139 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_OUT_VID_OFST 0
22140 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_OUT_VID_LEN 4
22141 /* Network priority of the vFIFO */
22142 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_OUT_PRIORITY_OFST 4
22143 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_OUT_PRIORITY_LEN 4
22144
22145
22146 /***********************************/
22147 /* MC_CMD_TEARDOWN_TX_VFIFO_VF
22148  * This interface clears the configuration of the given vFIFO and leaves it
22149  * ready to be re-used.
22150  */
22151 #define MC_CMD_TEARDOWN_TX_VFIFO_VF 0x11f
22152 #undef  MC_CMD_0x11f_PRIVILEGE_CTG
22153
22154 #define MC_CMD_0x11f_PRIVILEGE_CTG SRIOV_CTG_GENERAL
22155
22156 /* MC_CMD_TEARDOWN_TX_VFIFO_VF_IN msgrequest */
22157 #define MC_CMD_TEARDOWN_TX_VFIFO_VF_IN_LEN 4
22158 /* Short vFIFO ID */
22159 #define MC_CMD_TEARDOWN_TX_VFIFO_VF_IN_VFIFO_OFST 0
22160 #define MC_CMD_TEARDOWN_TX_VFIFO_VF_IN_VFIFO_LEN 4
22161
22162 /* MC_CMD_TEARDOWN_TX_VFIFO_VF_OUT msgresponse */
22163 #define MC_CMD_TEARDOWN_TX_VFIFO_VF_OUT_LEN 0
22164
22165
22166 /***********************************/
22167 /* MC_CMD_DEALLOCATE_TX_VFIFO_CP
22168  * This interface clears the configuration of the given common pool and leaves
22169  * it ready to be re-used.
22170  */
22171 #define MC_CMD_DEALLOCATE_TX_VFIFO_CP 0x121
22172 #undef  MC_CMD_0x121_PRIVILEGE_CTG
22173
22174 #define MC_CMD_0x121_PRIVILEGE_CTG SRIOV_CTG_GENERAL
22175
22176 /* MC_CMD_DEALLOCATE_TX_VFIFO_CP_IN msgrequest */
22177 #define MC_CMD_DEALLOCATE_TX_VFIFO_CP_IN_LEN 4
22178 /* Common pool ID given when pool allocated */
22179 #define MC_CMD_DEALLOCATE_TX_VFIFO_CP_IN_POOL_ID_OFST 0
22180 #define MC_CMD_DEALLOCATE_TX_VFIFO_CP_IN_POOL_ID_LEN 4
22181
22182 /* MC_CMD_DEALLOCATE_TX_VFIFO_CP_OUT msgresponse */
22183 #define MC_CMD_DEALLOCATE_TX_VFIFO_CP_OUT_LEN 0
22184
22185
22186 /***********************************/
22187 /* MC_CMD_REKEY
22188  * This request causes the NIC to generate a new per-NIC key and program it
22189  * into the write-once memory. During the process all flash partitions that are
22190  * protected with a CMAC are verified with the old per-NIC key and then signed
22191  * with the new per-NIC key. If the NIC has already reached its rekey limit the
22192  * REKEY op will return MC_CMD_ERR_ERANGE. The REKEY op may block until
22193  * completion or it may return 0 and continue processing, therefore the caller
22194  * must poll at least once to confirm that the rekeying has completed. The POLL
22195  * operation returns MC_CMD_ERR_EBUSY if the rekey process is still running
22196  * otherwise it will return the result of the last completed rekey operation,
22197  * or 0 if there has not been a previous rekey.
22198  */
22199 #define MC_CMD_REKEY 0x123
22200 #undef  MC_CMD_0x123_PRIVILEGE_CTG
22201
22202 #define MC_CMD_0x123_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
22203
22204 /* MC_CMD_REKEY_IN msgrequest */
22205 #define MC_CMD_REKEY_IN_LEN 4
22206 /* the type of operation requested */
22207 #define MC_CMD_REKEY_IN_OP_OFST 0
22208 #define MC_CMD_REKEY_IN_OP_LEN 4
22209 /* enum: Start the rekeying operation */
22210 #define MC_CMD_REKEY_IN_OP_REKEY 0x0
22211 /* enum: Poll for completion of the rekeying operation */
22212 #define MC_CMD_REKEY_IN_OP_POLL 0x1
22213
22214 /* MC_CMD_REKEY_OUT msgresponse */
22215 #define MC_CMD_REKEY_OUT_LEN 0
22216
22217
22218 /***********************************/
22219 /* MC_CMD_SWITCH_GET_UNASSIGNED_BUFFERS
22220  * This interface allows the host to find out how many common pool buffers are
22221  * not yet assigned.
22222  */
22223 #define MC_CMD_SWITCH_GET_UNASSIGNED_BUFFERS 0x124
22224 #undef  MC_CMD_0x124_PRIVILEGE_CTG
22225
22226 #define MC_CMD_0x124_PRIVILEGE_CTG SRIOV_CTG_GENERAL
22227
22228 /* MC_CMD_SWITCH_GET_UNASSIGNED_BUFFERS_IN msgrequest */
22229 #define MC_CMD_SWITCH_GET_UNASSIGNED_BUFFERS_IN_LEN 0
22230
22231 /* MC_CMD_SWITCH_GET_UNASSIGNED_BUFFERS_OUT msgresponse */
22232 #define MC_CMD_SWITCH_GET_UNASSIGNED_BUFFERS_OUT_LEN 8
22233 /* Available buffers for the ENG to NET vFIFOs. */
22234 #define MC_CMD_SWITCH_GET_UNASSIGNED_BUFFERS_OUT_NET_OFST 0
22235 #define MC_CMD_SWITCH_GET_UNASSIGNED_BUFFERS_OUT_NET_LEN 4
22236 /* Available buffers for the ENG to ENG and NET to ENG vFIFOs. */
22237 #define MC_CMD_SWITCH_GET_UNASSIGNED_BUFFERS_OUT_ENG_OFST 4
22238 #define MC_CMD_SWITCH_GET_UNASSIGNED_BUFFERS_OUT_ENG_LEN 4
22239
22240
22241 /***********************************/
22242 /* MC_CMD_SET_SECURITY_FUSES
22243  * Change the security level of the adapter by setting bits in the write-once
22244  * memory. The firmware maps each flag in the message to a set of one or more
22245  * hardware-defined or software-defined bits and sets these bits in the write-
22246  * once memory. For Medford the hardware-defined bits are defined in
22247  * SF-112079-PS 5.3, the software-defined bits are defined in xpm.h. Returns 0
22248  * if all of the required bits were set and returns MC_CMD_ERR_EIO if any of
22249  * the required bits were not set.
22250  */
22251 #define MC_CMD_SET_SECURITY_FUSES 0x126
22252 #undef  MC_CMD_0x126_PRIVILEGE_CTG
22253
22254 #define MC_CMD_0x126_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
22255
22256 /* MC_CMD_SET_SECURITY_FUSES_IN msgrequest */
22257 #define MC_CMD_SET_SECURITY_FUSES_IN_LEN 4
22258 /* Flags specifying what type of security features are being set */
22259 #define MC_CMD_SET_SECURITY_FUSES_IN_FLAGS_OFST 0
22260 #define MC_CMD_SET_SECURITY_FUSES_IN_FLAGS_LEN 4
22261 #define MC_CMD_SET_SECURITY_FUSES_IN_SECURE_BOOT_OFST 0
22262 #define MC_CMD_SET_SECURITY_FUSES_IN_SECURE_BOOT_LBN 0
22263 #define MC_CMD_SET_SECURITY_FUSES_IN_SECURE_BOOT_WIDTH 1
22264 #define MC_CMD_SET_SECURITY_FUSES_IN_REJECT_TEST_SIGNED_OFST 0
22265 #define MC_CMD_SET_SECURITY_FUSES_IN_REJECT_TEST_SIGNED_LBN 1
22266 #define MC_CMD_SET_SECURITY_FUSES_IN_REJECT_TEST_SIGNED_WIDTH 1
22267 #define MC_CMD_SET_SECURITY_FUSES_IN_SOFT_CONFIG_OFST 0
22268 #define MC_CMD_SET_SECURITY_FUSES_IN_SOFT_CONFIG_LBN 31
22269 #define MC_CMD_SET_SECURITY_FUSES_IN_SOFT_CONFIG_WIDTH 1
22270
22271 /* MC_CMD_SET_SECURITY_FUSES_OUT msgresponse */
22272 #define MC_CMD_SET_SECURITY_FUSES_OUT_LEN 0
22273
22274 /* MC_CMD_SET_SECURITY_FUSES_V2_OUT msgresponse */
22275 #define MC_CMD_SET_SECURITY_FUSES_V2_OUT_LEN 4
22276 /* Flags specifying which security features are enforced on the NIC after the
22277  * flags in the request have been applied. See
22278  * MC_CMD_SET_SECURITY_FUSES_IN/FLAGS for flag definitions.
22279  */
22280 #define MC_CMD_SET_SECURITY_FUSES_V2_OUT_FLAGS_OFST 0
22281 #define MC_CMD_SET_SECURITY_FUSES_V2_OUT_FLAGS_LEN 4
22282
22283
22284 /***********************************/
22285 /* MC_CMD_TSA_INFO
22286  * Messages sent from TSA adapter to TSA controller. This command is only valid
22287  * when the MCDI header has MESSAGE_TYPE set to MCDI_MESSAGE_TYPE_TSA. This
22288  * command is not sent by the driver to the MC; it is sent from the MC to a TSA
22289  * controller, being treated more like an alert message rather than a command;
22290  * hence the MC does not expect a response in return. Doxbox reference
22291  * SF-117371-SW
22292  */
22293 #define MC_CMD_TSA_INFO 0x127
22294 #undef  MC_CMD_0x127_PRIVILEGE_CTG
22295
22296 #define MC_CMD_0x127_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
22297
22298 /* MC_CMD_TSA_INFO_IN msgrequest */
22299 #define MC_CMD_TSA_INFO_IN_LEN 4
22300 #define MC_CMD_TSA_INFO_IN_OP_HDR_OFST 0
22301 #define MC_CMD_TSA_INFO_IN_OP_HDR_LEN 4
22302 #define MC_CMD_TSA_INFO_IN_OP_OFST 0
22303 #define MC_CMD_TSA_INFO_IN_OP_LBN 0
22304 #define MC_CMD_TSA_INFO_IN_OP_WIDTH 16
22305 /* enum: Information about recently discovered local IP address of the adapter
22306  */
22307 #define MC_CMD_TSA_INFO_OP_LOCAL_IP 0x1
22308 /* enum: Information about a sampled packet that either - did not match any
22309  * black/white-list filters and was allowed by the default filter or - did not
22310  * match any black/white-list filters and was denied by the default filter
22311  */
22312 #define MC_CMD_TSA_INFO_OP_PKT_SAMPLE 0x2
22313 /* enum: Information about an unbind or decommission attempt. */
22314 #define MC_CMD_TSA_INFO_OP_UNBIND 0x3
22315
22316 /* MC_CMD_TSA_INFO_IN_LOCAL_IP msgrequest:
22317  *
22318  * The TSA controller maintains a list of IP addresses valid for each port of a
22319  * TSA adapter. The TSA controller requires information from the adapter
22320  * inorder to learn new IP addresses assigned to a physical port and to
22321  * identify those that are no longer assigned to the physical port. For this
22322  * purpose, the TSA adapter snoops ARP replys, gratuitous ARP requests and ARP
22323  * probe packets seen on each physical port. This definition describes the
22324  * format of the notification message sent from a TSA adapter to a TSA
22325  * controller related to any information related to a change in IP address
22326  * assignment for a port. Doxbox reference SF-117371.
22327  *
22328  * There may be a possibility of combining multiple notifications in a single
22329  * message in future. When that happens, a new flag can be defined using the
22330  * reserved bits to describe the extended format of this notification.
22331  */
22332 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_LEN 18
22333 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_OP_HDR_OFST 0
22334 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_OP_HDR_LEN 4
22335 /* Additional metadata describing the IP address information such as source of
22336  * information retrieval, type of IP address, physical port number.
22337  */
22338 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_META_OFST 4
22339 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_META_LEN 4
22340 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_META_PORT_INDEX_OFST 4
22341 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_META_PORT_INDEX_LBN 0
22342 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_META_PORT_INDEX_WIDTH 8
22343 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_RESERVED_OFST 4
22344 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_RESERVED_LBN 8
22345 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_RESERVED_WIDTH 8
22346 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_META_REASON_OFST 4
22347 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_META_REASON_LBN 16
22348 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_META_REASON_WIDTH 8
22349 /* enum: ARP reply sent out of the physical port */
22350 #define MC_CMD_TSA_INFO_IP_REASON_TX_ARP 0x0
22351 /* enum: ARP probe packet received on the physical port */
22352 #define MC_CMD_TSA_INFO_IP_REASON_RX_ARP_PROBE 0x1
22353 /* enum: Gratuitous ARP packet received on the physical port */
22354 #define MC_CMD_TSA_INFO_IP_REASON_RX_GRATUITOUS_ARP 0x2
22355 /* enum: DHCP ACK packet received on the physical port */
22356 #define MC_CMD_TSA_INFO_IP_REASON_RX_DHCP_ACK 0x3
22357 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_META_IPV4_OFST 4
22358 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_META_IPV4_LBN 24
22359 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_META_IPV4_WIDTH 1
22360 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_RESERVED1_OFST 4
22361 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_RESERVED1_LBN 25
22362 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_RESERVED1_WIDTH 7
22363 /* IPV4 address retrieved from the sampled packets. This field is relevant only
22364  * when META_IPV4 is set to 1.
22365  */
22366 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_IPV4_ADDR_OFST 8
22367 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_IPV4_ADDR_LEN 4
22368 /* Target MAC address retrieved from the sampled packet. */
22369 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_MAC_ADDR_OFST 12
22370 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_MAC_ADDR_LEN 1
22371 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_MAC_ADDR_NUM 6
22372
22373 /* MC_CMD_TSA_INFO_IN_PKT_SAMPLE msgrequest:
22374  *
22375  * It is desireable for the TSA controller to learn the traffic pattern of
22376  * packets seen at the network port being monitored. In order to learn about
22377  * the traffic pattern, the TSA controller may want to sample packets seen at
22378  * the network port. Based on the packet samples that the TSA controller
22379  * receives from the adapter, the controller may choose to configure additional
22380  * black-list or white-list rules to allow or block packets as required.
22381  *
22382  * Although the entire sampled packet as seen on the network port is available
22383  * to the MC the length of sampled packet sent to controller is restricted by
22384  * MCDI payload size. Besides, the TSA controller does not require the entire
22385  * packet to make decisions about filter updates. Hence the packet sample being
22386  * passed to the controller is truncated to 128 bytes. This length is large
22387  * enough to hold the ethernet header, IP header and maximum length of
22388  * supported L4 protocol headers (IPv4 only, but can hold IPv6 header too, if
22389  * required in future).
22390  *
22391  * The intention is that any future changes to this message format that are not
22392  * backwards compatible will be defined with a new operation code.
22393  */
22394 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_LEN 136
22395 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_OP_HDR_OFST 0
22396 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_OP_HDR_LEN 4
22397 /* Additional metadata describing the sampled packet */
22398 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_META_OFST 4
22399 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_META_LEN 4
22400 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_META_PORT_INDEX_OFST 4
22401 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_META_PORT_INDEX_LBN 0
22402 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_META_PORT_INDEX_WIDTH 8
22403 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_META_DIRECTION_OFST 4
22404 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_META_DIRECTION_LBN 8
22405 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_META_DIRECTION_WIDTH 1
22406 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_RESERVED_OFST 4
22407 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_RESERVED_LBN 9
22408 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_RESERVED_WIDTH 7
22409 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_META_ACTION_MASK_OFST 4
22410 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_META_ACTION_MASK_LBN 16
22411 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_META_ACTION_MASK_WIDTH 4
22412 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_META_ACTION_ALLOW_OFST 4
22413 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_META_ACTION_ALLOW_LBN 16
22414 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_META_ACTION_ALLOW_WIDTH 1
22415 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_META_ACTION_DENY_OFST 4
22416 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_META_ACTION_DENY_LBN 17
22417 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_META_ACTION_DENY_WIDTH 1
22418 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_META_ACTION_COUNT_OFST 4
22419 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_META_ACTION_COUNT_LBN 18
22420 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_META_ACTION_COUNT_WIDTH 1
22421 /* 128-byte raw prefix of the sampled packet which includes the ethernet
22422  * header, IP header and L4 protocol header (only IPv4 supported initially).
22423  * This provides the controller enough information about the packet sample to
22424  * report traffic patterns seen on a network port and to make decisions
22425  * concerning rule-set updates.
22426  */
22427 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_PACKET_DATA_OFST 8
22428 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_PACKET_DATA_LEN 1
22429 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_PACKET_DATA_NUM 128
22430
22431 /* MC_CMD_TSA_INFO_IN_UNBIND msgrequest: Information about an unbind or
22432  * decommission attempt. The purpose of this event is to let the controller
22433  * know about unbind and decommission attempts (both successful and failed)
22434  * received from the adapter host. The event is not sent if the unbind or
22435  * decommission request was received from the controller.
22436  */
22437 #define MC_CMD_TSA_INFO_IN_UNBIND_LEN 12
22438 #define MC_CMD_TSA_INFO_IN_UNBIND_OP_HDR_OFST 0
22439 #define MC_CMD_TSA_INFO_IN_UNBIND_OP_HDR_LEN 4
22440 #define MC_CMD_TSA_INFO_IN_UNBIND_OP_OFST 0
22441 #define MC_CMD_TSA_INFO_IN_UNBIND_OP_LBN 0
22442 #define MC_CMD_TSA_INFO_IN_UNBIND_OP_WIDTH 16
22443 /* Type of the unbind attempt. */
22444 #define MC_CMD_TSA_INFO_IN_UNBIND_TYPE_OFST 4
22445 #define MC_CMD_TSA_INFO_IN_UNBIND_TYPE_LEN 4
22446 /* enum: This event is sent because MC_CMD_TSA_BIND_OP_SECURE_UNBIND was
22447  * received from the adapter local host.
22448  */
22449 #define MC_CMD_TSA_INFO_UNBIND_TYPE_SECURE_UNBIND 0x1
22450 /* enum: This event is sent because MC_CMD_TSA_BIND_OP_SECURE_DECOMMISSION was
22451  * received from the adapter local host.
22452  */
22453 #define MC_CMD_TSA_INFO_UNBIND_TYPE_SECURE_DECOMMISSION 0x2
22454 /* Result of the attempt. */
22455 #define MC_CMD_TSA_INFO_IN_UNBIND_RESULT_OFST 8
22456 #define MC_CMD_TSA_INFO_IN_UNBIND_RESULT_LEN 4
22457 /*            Enum values, see field(s): */
22458 /*               MC_CMD_TSA_BIND/MC_CMD_TSA_BIND_OUT_SECURE_UNBIND/RESULT */
22459
22460 /* MC_CMD_TSA_INFO_OUT msgresponse */
22461 #define MC_CMD_TSA_INFO_OUT_LEN 0
22462
22463
22464 /***********************************/
22465 /* MC_CMD_HOST_INFO
22466  * Commands to appply or retrieve host-related information from an adapter.
22467  * Doxbox reference SF-117371-SW
22468  */
22469 #define MC_CMD_HOST_INFO 0x128
22470 #undef  MC_CMD_0x128_PRIVILEGE_CTG
22471
22472 #define MC_CMD_0x128_PRIVILEGE_CTG SRIOV_CTG_ADMIN
22473
22474 /* MC_CMD_HOST_INFO_IN msgrequest */
22475 #define MC_CMD_HOST_INFO_IN_LEN 4
22476 /* sub-operation code info */
22477 #define MC_CMD_HOST_INFO_IN_OP_HDR_OFST 0
22478 #define MC_CMD_HOST_INFO_IN_OP_HDR_LEN 4
22479 #define MC_CMD_HOST_INFO_IN_OP_OFST 0
22480 #define MC_CMD_HOST_INFO_IN_OP_LBN 0
22481 #define MC_CMD_HOST_INFO_IN_OP_WIDTH 16
22482 /* enum: Read a 16-byte unique host identifier from the adapter. This UUID
22483  * helps to identify the host that an adapter is plugged into. This identifier
22484  * is ideally the system UUID retrieved and set by the UEFI driver. If the UEFI
22485  * driver is unable to extract the system UUID, it would still set a random
22486  * 16-byte value into each supported SF adapter plugged into it. Host UUIDs may
22487  * change if the system is power-cycled, however, they persist across adapter
22488  * resets. If the host UUID was not set on an adapter, due to an unsupported
22489  * version of UEFI driver, then this command returns an error. Doxbox reference
22490  * - SF-117371-SW section 'Host UUID'.
22491  */
22492 #define MC_CMD_HOST_INFO_OP_GET_UUID 0x0
22493 /* enum: Set a 16-byte unique host identifier on the adapter to identify the
22494  * host that the adapter is plugged into. See MC_CMD_HOST_INFO_OP_GET_UUID for
22495  * further details.
22496  */
22497 #define MC_CMD_HOST_INFO_OP_SET_UUID 0x1
22498
22499 /* MC_CMD_HOST_INFO_IN_GET_UUID msgrequest */
22500 #define MC_CMD_HOST_INFO_IN_GET_UUID_LEN 4
22501 /* sub-operation code info */
22502 #define MC_CMD_HOST_INFO_IN_GET_UUID_OP_HDR_OFST 0
22503 #define MC_CMD_HOST_INFO_IN_GET_UUID_OP_HDR_LEN 4
22504
22505 /* MC_CMD_HOST_INFO_OUT_GET_UUID msgresponse */
22506 #define MC_CMD_HOST_INFO_OUT_GET_UUID_LEN 16
22507 /* 16-byte host UUID read out of the adapter. See MC_CMD_HOST_INFO_OP_GET_UUID
22508  * for further details.
22509  */
22510 #define MC_CMD_HOST_INFO_OUT_GET_UUID_HOST_UUID_OFST 0
22511 #define MC_CMD_HOST_INFO_OUT_GET_UUID_HOST_UUID_LEN 1
22512 #define MC_CMD_HOST_INFO_OUT_GET_UUID_HOST_UUID_NUM 16
22513
22514 /* MC_CMD_HOST_INFO_IN_SET_UUID msgrequest */
22515 #define MC_CMD_HOST_INFO_IN_SET_UUID_LEN 20
22516 /* sub-operation code info */
22517 #define MC_CMD_HOST_INFO_IN_SET_UUID_OP_HDR_OFST 0
22518 #define MC_CMD_HOST_INFO_IN_SET_UUID_OP_HDR_LEN 4
22519 /* 16-byte host UUID set on the adapter. See MC_CMD_HOST_INFO_OP_GET_UUID for
22520  * further details.
22521  */
22522 #define MC_CMD_HOST_INFO_IN_SET_UUID_HOST_UUID_OFST 4
22523 #define MC_CMD_HOST_INFO_IN_SET_UUID_HOST_UUID_LEN 1
22524 #define MC_CMD_HOST_INFO_IN_SET_UUID_HOST_UUID_NUM 16
22525
22526 /* MC_CMD_HOST_INFO_OUT_SET_UUID msgresponse */
22527 #define MC_CMD_HOST_INFO_OUT_SET_UUID_LEN 0
22528
22529
22530 /***********************************/
22531 /* MC_CMD_TSAN_INFO
22532  * Get TSA adapter information. TSA controllers query each TSA adapter to learn
22533  * some configuration parameters of each adapter. Doxbox reference SF-117371-SW
22534  * section 'Adapter Information'
22535  */
22536 #define MC_CMD_TSAN_INFO 0x129
22537 #undef  MC_CMD_0x129_PRIVILEGE_CTG
22538
22539 #define MC_CMD_0x129_PRIVILEGE_CTG SRIOV_CTG_ADMIN
22540
22541 /* MC_CMD_TSAN_INFO_IN msgrequest */
22542 #define MC_CMD_TSAN_INFO_IN_LEN 4
22543 /* sub-operation code info */
22544 #define MC_CMD_TSAN_INFO_IN_OP_HDR_OFST 0
22545 #define MC_CMD_TSAN_INFO_IN_OP_HDR_LEN 4
22546 #define MC_CMD_TSAN_INFO_IN_OP_OFST 0
22547 #define MC_CMD_TSAN_INFO_IN_OP_LBN 0
22548 #define MC_CMD_TSAN_INFO_IN_OP_WIDTH 16
22549 /* enum: Read configuration parameters and IDs that uniquely identify an
22550  * adapter. The parameters include - host identification, adapter
22551  * identification string and number of physical ports on the adapter.
22552  */
22553 #define MC_CMD_TSAN_INFO_OP_GET_CFG 0x0
22554
22555 /* MC_CMD_TSAN_INFO_IN_GET_CFG msgrequest */
22556 #define MC_CMD_TSAN_INFO_IN_GET_CFG_LEN 4
22557 /* sub-operation code info */
22558 #define MC_CMD_TSAN_INFO_IN_GET_CFG_OP_HDR_OFST 0
22559 #define MC_CMD_TSAN_INFO_IN_GET_CFG_OP_HDR_LEN 4
22560
22561 /* MC_CMD_TSAN_INFO_OUT_GET_CFG msgresponse */
22562 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_LEN 26
22563 /* Information about the configuration parameters returned in this response. */
22564 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_CONFIG_WORD_OFST 0
22565 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_CONFIG_WORD_LEN 4
22566 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_CAP_FLAGS_OFST 0
22567 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_CAP_FLAGS_LBN 0
22568 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_CAP_FLAGS_WIDTH 16
22569 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_FLAG_HOST_UUID_VALID_OFST 0
22570 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_FLAG_HOST_UUID_VALID_LBN 0
22571 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_FLAG_HOST_UUID_VALID_WIDTH 1
22572 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_NUM_PORTS_OFST 0
22573 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_NUM_PORTS_LBN 16
22574 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_NUM_PORTS_WIDTH 8
22575 /* 16-byte host UUID read out of the adapter. See MC_CMD_HOST_INFO_OP_GET_UUID
22576  * for further details.
22577  */
22578 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_HOST_UUID_OFST 4
22579 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_HOST_UUID_LEN 1
22580 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_HOST_UUID_NUM 16
22581 /* A unique identifier per adapter. The base MAC address of the card is used
22582  * for this purpose.
22583  */
22584 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_GUID_OFST 20
22585 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_GUID_LEN 1
22586 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_GUID_NUM 6
22587
22588 /* MC_CMD_TSAN_INFO_OUT_GET_CFG_V2 msgresponse */
22589 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_LEN 36
22590 /* Information about the configuration parameters returned in this response. */
22591 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_CONFIG_WORD_OFST 0
22592 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_CONFIG_WORD_LEN 4
22593 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_CAP_FLAGS_OFST 0
22594 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_CAP_FLAGS_LBN 0
22595 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_CAP_FLAGS_WIDTH 16
22596 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_FLAG_HOST_UUID_VALID_OFST 0
22597 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_FLAG_HOST_UUID_VALID_LBN 0
22598 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_FLAG_HOST_UUID_VALID_WIDTH 1
22599 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_NUM_PORTS_OFST 0
22600 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_NUM_PORTS_LBN 16
22601 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_NUM_PORTS_WIDTH 8
22602 /* 16-byte host UUID read out of the adapter. See MC_CMD_HOST_INFO_OP_GET_UUID
22603  * for further details.
22604  */
22605 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_HOST_UUID_OFST 4
22606 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_HOST_UUID_LEN 1
22607 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_HOST_UUID_NUM 16
22608 /* A unique identifier per adapter. The base MAC address of the card is used
22609  * for this purpose.
22610  */
22611 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_GUID_OFST 20
22612 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_GUID_LEN 1
22613 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_GUID_NUM 6
22614 /* Unused bytes, defined for 32-bit alignment of new fields. */
22615 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_UNUSED_OFST 26
22616 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_UNUSED_LEN 2
22617 /* Maximum number of TSA statistics counters in each direction of dataflow
22618  * supported on the card. Note that the statistics counters are always
22619  * allocated in pairs, i.e. a counter ID is associated with one Tx and one Rx
22620  * counter.
22621  */
22622 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_MAX_STATS_OFST 28
22623 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_MAX_STATS_LEN 4
22624 /* Width of each statistics counter (represented in bits). This gives an
22625  * indication of wrap point to the user.
22626  */
22627 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_STATS_WIDTH_OFST 32
22628 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_STATS_WIDTH_LEN 4
22629
22630
22631 /***********************************/
22632 /* MC_CMD_TSA_STATISTICS
22633  * TSA adapter statistics operations.
22634  */
22635 #define MC_CMD_TSA_STATISTICS 0x130
22636 #undef  MC_CMD_0x130_PRIVILEGE_CTG
22637
22638 #define MC_CMD_0x130_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
22639
22640 /* MC_CMD_TSA_STATISTICS_IN msgrequest */
22641 #define MC_CMD_TSA_STATISTICS_IN_LEN 4
22642 /* TSA statistics sub-operation code */
22643 #define MC_CMD_TSA_STATISTICS_IN_OP_CODE_OFST 0
22644 #define MC_CMD_TSA_STATISTICS_IN_OP_CODE_LEN 4
22645 /* enum: Get the configuration parameters that describe the TSA statistics
22646  * layout on the adapter.
22647  */
22648 #define MC_CMD_TSA_STATISTICS_OP_GET_CONFIG 0x0
22649 /* enum: Read and/or clear TSA statistics counters. */
22650 #define MC_CMD_TSA_STATISTICS_OP_READ_CLEAR 0x1
22651
22652 /* MC_CMD_TSA_STATISTICS_IN_GET_CONFIG msgrequest */
22653 #define MC_CMD_TSA_STATISTICS_IN_GET_CONFIG_LEN 4
22654 /* TSA statistics sub-operation code */
22655 #define MC_CMD_TSA_STATISTICS_IN_GET_CONFIG_OP_CODE_OFST 0
22656 #define MC_CMD_TSA_STATISTICS_IN_GET_CONFIG_OP_CODE_LEN 4
22657
22658 /* MC_CMD_TSA_STATISTICS_OUT_GET_CONFIG msgresponse */
22659 #define MC_CMD_TSA_STATISTICS_OUT_GET_CONFIG_LEN 8
22660 /* Maximum number of TSA statistics counters in each direction of dataflow
22661  * supported on the card. Note that the statistics counters are always
22662  * allocated in pairs, i.e. a counter ID is associated with one Tx and one Rx
22663  * counter.
22664  */
22665 #define MC_CMD_TSA_STATISTICS_OUT_GET_CONFIG_MAX_STATS_OFST 0
22666 #define MC_CMD_TSA_STATISTICS_OUT_GET_CONFIG_MAX_STATS_LEN 4
22667 /* Width of each statistics counter (represented in bits). This gives an
22668  * indication of wrap point to the user.
22669  */
22670 #define MC_CMD_TSA_STATISTICS_OUT_GET_CONFIG_STATS_WIDTH_OFST 4
22671 #define MC_CMD_TSA_STATISTICS_OUT_GET_CONFIG_STATS_WIDTH_LEN 4
22672
22673 /* MC_CMD_TSA_STATISTICS_IN_READ_CLEAR msgrequest */
22674 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_LENMIN 20
22675 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_LENMAX 252
22676 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_LENMAX_MCDI2 1020
22677 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_LEN(num) (16+4*(num))
22678 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_COUNTER_ID_NUM(len) (((len)-16)/4)
22679 /* TSA statistics sub-operation code */
22680 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_OP_CODE_OFST 0
22681 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_OP_CODE_LEN 4
22682 /* Parameters describing the statistics operation */
22683 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_FLAGS_OFST 4
22684 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_FLAGS_LEN 4
22685 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_READ_OFST 4
22686 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_READ_LBN 0
22687 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_READ_WIDTH 1
22688 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_CLEAR_OFST 4
22689 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_CLEAR_LBN 1
22690 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_CLEAR_WIDTH 1
22691 /* Counter ID list specification type */
22692 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_MODE_OFST 8
22693 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_MODE_LEN 4
22694 /* enum: The statistics counters are specified as an unordered list of
22695  * individual counter ID.
22696  */
22697 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_LIST 0x0
22698 /* enum: The statistics counters are specified as a range of consecutive
22699  * counter IDs.
22700  */
22701 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_RANGE 0x1
22702 /* Number of statistics counters */
22703 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_NUM_STATS_OFST 12
22704 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_NUM_STATS_LEN 4
22705 /* Counter IDs to be read/cleared. When mode is set to LIST, this entry holds a
22706  * list of counter IDs to be operated on. When mode is set to RANGE, this entry
22707  * holds a single counter ID representing the start of the range of counter IDs
22708  * to be operated on.
22709  */
22710 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_COUNTER_ID_OFST 16
22711 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_COUNTER_ID_LEN 4
22712 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_COUNTER_ID_MINNUM 1
22713 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_COUNTER_ID_MAXNUM 59
22714 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_COUNTER_ID_MAXNUM_MCDI2 251
22715
22716 /* MC_CMD_TSA_STATISTICS_OUT_READ_CLEAR msgresponse */
22717 #define MC_CMD_TSA_STATISTICS_OUT_READ_CLEAR_LENMIN 24
22718 #define MC_CMD_TSA_STATISTICS_OUT_READ_CLEAR_LENMAX 248
22719 #define MC_CMD_TSA_STATISTICS_OUT_READ_CLEAR_LENMAX_MCDI2 1016
22720 #define MC_CMD_TSA_STATISTICS_OUT_READ_CLEAR_LEN(num) (8+16*(num))
22721 #define MC_CMD_TSA_STATISTICS_OUT_READ_CLEAR_STATS_COUNTERS_NUM(len) (((len)-8)/16)
22722 /* Number of statistics counters returned in this response */
22723 #define MC_CMD_TSA_STATISTICS_OUT_READ_CLEAR_NUM_STATS_OFST 0
22724 #define MC_CMD_TSA_STATISTICS_OUT_READ_CLEAR_NUM_STATS_LEN 4
22725 /* MC_TSA_STATISTICS_ENTRY Note that this field is expected to start at a
22726  * 64-bit aligned offset
22727  */
22728 #define MC_CMD_TSA_STATISTICS_OUT_READ_CLEAR_STATS_COUNTERS_OFST 8
22729 #define MC_CMD_TSA_STATISTICS_OUT_READ_CLEAR_STATS_COUNTERS_LEN 16
22730 #define MC_CMD_TSA_STATISTICS_OUT_READ_CLEAR_STATS_COUNTERS_MINNUM 1
22731 #define MC_CMD_TSA_STATISTICS_OUT_READ_CLEAR_STATS_COUNTERS_MAXNUM 15
22732 #define MC_CMD_TSA_STATISTICS_OUT_READ_CLEAR_STATS_COUNTERS_MAXNUM_MCDI2 63
22733
22734 /* MC_TSA_STATISTICS_ENTRY structuredef */
22735 #define MC_TSA_STATISTICS_ENTRY_LEN 16
22736 /* Tx statistics counter */
22737 #define MC_TSA_STATISTICS_ENTRY_TX_STAT_OFST 0
22738 #define MC_TSA_STATISTICS_ENTRY_TX_STAT_LEN 8
22739 #define MC_TSA_STATISTICS_ENTRY_TX_STAT_LO_OFST 0
22740 #define MC_TSA_STATISTICS_ENTRY_TX_STAT_HI_OFST 4
22741 #define MC_TSA_STATISTICS_ENTRY_TX_STAT_LBN 0
22742 #define MC_TSA_STATISTICS_ENTRY_TX_STAT_WIDTH 64
22743 /* Rx statistics counter */
22744 #define MC_TSA_STATISTICS_ENTRY_RX_STAT_OFST 8
22745 #define MC_TSA_STATISTICS_ENTRY_RX_STAT_LEN 8
22746 #define MC_TSA_STATISTICS_ENTRY_RX_STAT_LO_OFST 8
22747 #define MC_TSA_STATISTICS_ENTRY_RX_STAT_HI_OFST 12
22748 #define MC_TSA_STATISTICS_ENTRY_RX_STAT_LBN 64
22749 #define MC_TSA_STATISTICS_ENTRY_RX_STAT_WIDTH 64
22750
22751
22752 /***********************************/
22753 /* MC_CMD_ERASE_INITIAL_NIC_SECRET
22754  * This request causes the NIC to find the initial NIC secret (programmed
22755  * during ATE) in XPM memory and if and only if the NIC has already been
22756  * rekeyed with MC_CMD_REKEY, erase it. This is used by manftest after
22757  * installing TSA binding certificates. See SF-117631-TC.
22758  */
22759 #define MC_CMD_ERASE_INITIAL_NIC_SECRET 0x131
22760 #undef  MC_CMD_0x131_PRIVILEGE_CTG
22761
22762 #define MC_CMD_0x131_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
22763
22764 /* MC_CMD_ERASE_INITIAL_NIC_SECRET_IN msgrequest */
22765 #define MC_CMD_ERASE_INITIAL_NIC_SECRET_IN_LEN 0
22766
22767 /* MC_CMD_ERASE_INITIAL_NIC_SECRET_OUT msgresponse */
22768 #define MC_CMD_ERASE_INITIAL_NIC_SECRET_OUT_LEN 0
22769
22770
22771 /***********************************/
22772 /* MC_CMD_TSA_CONFIG
22773  * TSA adapter configuration operations. This command is used to prepare the
22774  * NIC for TSA binding.
22775  */
22776 #define MC_CMD_TSA_CONFIG 0x64
22777 #undef  MC_CMD_0x64_PRIVILEGE_CTG
22778
22779 #define MC_CMD_0x64_PRIVILEGE_CTG SRIOV_CTG_ADMIN
22780
22781 /* MC_CMD_TSA_CONFIG_IN msgrequest */
22782 #define MC_CMD_TSA_CONFIG_IN_LEN 4
22783 /* TSA configuration sub-operation code */
22784 #define MC_CMD_TSA_CONFIG_IN_OP_OFST 0
22785 #define MC_CMD_TSA_CONFIG_IN_OP_LEN 4
22786 /* enum: Append a single item to the tsa_config partition. Items will be
22787  * encrypted unless they are declared as non-sensitive. Returns
22788  * MC_CMD_ERR_EEXIST if the tag is already present.
22789  */
22790 #define MC_CMD_TSA_CONFIG_OP_APPEND 0x1
22791 /* enum: Reset the tsa_config partition to a clean state. */
22792 #define MC_CMD_TSA_CONFIG_OP_RESET 0x2
22793 /* enum: Read back a configured item from tsa_config partition. Returns
22794  * MC_CMD_ERR_ENOENT if the item doesn't exist, or MC_CMD_ERR_EPERM if the item
22795  * is declared as sensitive (i.e. is encrypted).
22796  */
22797 #define MC_CMD_TSA_CONFIG_OP_READ 0x3
22798
22799 /* MC_CMD_TSA_CONFIG_IN_APPEND msgrequest */
22800 #define MC_CMD_TSA_CONFIG_IN_APPEND_LENMIN 12
22801 #define MC_CMD_TSA_CONFIG_IN_APPEND_LENMAX 252
22802 #define MC_CMD_TSA_CONFIG_IN_APPEND_LENMAX_MCDI2 1020
22803 #define MC_CMD_TSA_CONFIG_IN_APPEND_LEN(num) (12+1*(num))
22804 #define MC_CMD_TSA_CONFIG_IN_APPEND_DATA_NUM(len) (((len)-12)/1)
22805 /* TSA configuration sub-operation code. The value shall be
22806  * MC_CMD_TSA_CONFIG_OP_APPEND.
22807  */
22808 #define MC_CMD_TSA_CONFIG_IN_APPEND_OP_OFST 0
22809 #define MC_CMD_TSA_CONFIG_IN_APPEND_OP_LEN 4
22810 /* The tag to be appended */
22811 #define MC_CMD_TSA_CONFIG_IN_APPEND_TAG_OFST 4
22812 #define MC_CMD_TSA_CONFIG_IN_APPEND_TAG_LEN 4
22813 /* The length of the data in bytes */
22814 #define MC_CMD_TSA_CONFIG_IN_APPEND_LENGTH_OFST 8
22815 #define MC_CMD_TSA_CONFIG_IN_APPEND_LENGTH_LEN 4
22816 /* The item data */
22817 #define MC_CMD_TSA_CONFIG_IN_APPEND_DATA_OFST 12
22818 #define MC_CMD_TSA_CONFIG_IN_APPEND_DATA_LEN 1
22819 #define MC_CMD_TSA_CONFIG_IN_APPEND_DATA_MINNUM 0
22820 #define MC_CMD_TSA_CONFIG_IN_APPEND_DATA_MAXNUM 240
22821 #define MC_CMD_TSA_CONFIG_IN_APPEND_DATA_MAXNUM_MCDI2 1008
22822
22823 /* MC_CMD_TSA_CONFIG_OUT_APPEND msgresponse */
22824 #define MC_CMD_TSA_CONFIG_OUT_APPEND_LEN 0
22825
22826 /* MC_CMD_TSA_CONFIG_IN_RESET msgrequest */
22827 #define MC_CMD_TSA_CONFIG_IN_RESET_LEN 4
22828 /* TSA configuration sub-operation code. The value shall be
22829  * MC_CMD_TSA_CONFIG_OP_RESET.
22830  */
22831 #define MC_CMD_TSA_CONFIG_IN_RESET_OP_OFST 0
22832 #define MC_CMD_TSA_CONFIG_IN_RESET_OP_LEN 4
22833
22834 /* MC_CMD_TSA_CONFIG_OUT_RESET msgresponse */
22835 #define MC_CMD_TSA_CONFIG_OUT_RESET_LEN 0
22836
22837 /* MC_CMD_TSA_CONFIG_IN_READ msgrequest */
22838 #define MC_CMD_TSA_CONFIG_IN_READ_LEN 8
22839 /* TSA configuration sub-operation code. The value shall be
22840  * MC_CMD_TSA_CONFIG_OP_READ.
22841  */
22842 #define MC_CMD_TSA_CONFIG_IN_READ_OP_OFST 0
22843 #define MC_CMD_TSA_CONFIG_IN_READ_OP_LEN 4
22844 /* The tag to be read */
22845 #define MC_CMD_TSA_CONFIG_IN_READ_TAG_OFST 4
22846 #define MC_CMD_TSA_CONFIG_IN_READ_TAG_LEN 4
22847
22848 /* MC_CMD_TSA_CONFIG_OUT_READ msgresponse */
22849 #define MC_CMD_TSA_CONFIG_OUT_READ_LENMIN 8
22850 #define MC_CMD_TSA_CONFIG_OUT_READ_LENMAX 252
22851 #define MC_CMD_TSA_CONFIG_OUT_READ_LENMAX_MCDI2 1020
22852 #define MC_CMD_TSA_CONFIG_OUT_READ_LEN(num) (8+1*(num))
22853 #define MC_CMD_TSA_CONFIG_OUT_READ_DATA_NUM(len) (((len)-8)/1)
22854 /* The tag that was read */
22855 #define MC_CMD_TSA_CONFIG_OUT_READ_TAG_OFST 0
22856 #define MC_CMD_TSA_CONFIG_OUT_READ_TAG_LEN 4
22857 /* The length of the data in bytes */
22858 #define MC_CMD_TSA_CONFIG_OUT_READ_LENGTH_OFST 4
22859 #define MC_CMD_TSA_CONFIG_OUT_READ_LENGTH_LEN 4
22860 /* The data of the item. */
22861 #define MC_CMD_TSA_CONFIG_OUT_READ_DATA_OFST 8
22862 #define MC_CMD_TSA_CONFIG_OUT_READ_DATA_LEN 1
22863 #define MC_CMD_TSA_CONFIG_OUT_READ_DATA_MINNUM 0
22864 #define MC_CMD_TSA_CONFIG_OUT_READ_DATA_MAXNUM 244
22865 #define MC_CMD_TSA_CONFIG_OUT_READ_DATA_MAXNUM_MCDI2 1012
22866
22867 /* MC_TSA_IPV4_ITEM structuredef */
22868 #define MC_TSA_IPV4_ITEM_LEN 8
22869 /* Additional metadata describing the IP address information such as the
22870  * physical port number the address is being used on. Unused space in this
22871  * field is reserved for future expansion.
22872  */
22873 #define MC_TSA_IPV4_ITEM_IPV4_ADDR_META_OFST 0
22874 #define MC_TSA_IPV4_ITEM_IPV4_ADDR_META_LEN 4
22875 #define MC_TSA_IPV4_ITEM_PORT_IDX_OFST 0
22876 #define MC_TSA_IPV4_ITEM_PORT_IDX_LBN 0
22877 #define MC_TSA_IPV4_ITEM_PORT_IDX_WIDTH 8
22878 #define MC_TSA_IPV4_ITEM_IPV4_ADDR_META_LBN 0
22879 #define MC_TSA_IPV4_ITEM_IPV4_ADDR_META_WIDTH 32
22880 /* The IPv4 address in little endian byte order. */
22881 #define MC_TSA_IPV4_ITEM_IPV4_ADDR_OFST 4
22882 #define MC_TSA_IPV4_ITEM_IPV4_ADDR_LEN 4
22883 #define MC_TSA_IPV4_ITEM_IPV4_ADDR_LBN 32
22884 #define MC_TSA_IPV4_ITEM_IPV4_ADDR_WIDTH 32
22885
22886
22887 /***********************************/
22888 /* MC_CMD_TSA_IPADDR
22889  * TSA operations relating to the monitoring and expiry of local IP addresses
22890  * discovered by the controller. These commands are sent from a TSA controller
22891  * to a TSA adapter.
22892  */
22893 #define MC_CMD_TSA_IPADDR 0x65
22894 #undef  MC_CMD_0x65_PRIVILEGE_CTG
22895
22896 #define MC_CMD_0x65_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
22897
22898 /* MC_CMD_TSA_IPADDR_IN msgrequest */
22899 #define MC_CMD_TSA_IPADDR_IN_LEN 4
22900 /* Header containing information to identify which sub-operation of this
22901  * command to perform. The header contains a 16-bit op-code. Unused space in
22902  * this field is reserved for future expansion.
22903  */
22904 #define MC_CMD_TSA_IPADDR_IN_OP_HDR_OFST 0
22905 #define MC_CMD_TSA_IPADDR_IN_OP_HDR_LEN 4
22906 #define MC_CMD_TSA_IPADDR_IN_OP_OFST 0
22907 #define MC_CMD_TSA_IPADDR_IN_OP_LBN 0
22908 #define MC_CMD_TSA_IPADDR_IN_OP_WIDTH 16
22909 /* enum: Request that the adapter verifies that the IPv4 addresses supplied are
22910  * still in use by the host by sending ARP probes to the host. The MC does not
22911  * wait for a response to the probes and sends an MCDI response to the
22912  * controller once the probes have been sent to the host. The response to the
22913  * probes (if there are any) will be forwarded to the controller using
22914  * MC_CMD_TSA_INFO alerts.
22915  */
22916 #define MC_CMD_TSA_IPADDR_OP_VALIDATE_IPV4 0x1
22917 /* enum: Notify the adapter that one or more IPv4 addresses are no longer valid
22918  * for the host of the adapter. The adapter should remove the IPv4 addresses
22919  * from its local cache.
22920  */
22921 #define MC_CMD_TSA_IPADDR_OP_REMOVE_IPV4 0x2
22922
22923 /* MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4 msgrequest */
22924 #define MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4_LENMIN 16
22925 #define MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4_LENMAX 248
22926 #define MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4_LENMAX_MCDI2 1016
22927 #define MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4_LEN(num) (8+8*(num))
22928 #define MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4_IPV4_ITEM_NUM(len) (((len)-8)/8)
22929 /* Header containing information to identify which sub-operation of this
22930  * command to perform. The header contains a 16-bit op-code. Unused space in
22931  * this field is reserved for future expansion.
22932  */
22933 #define MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4_OP_HDR_OFST 0
22934 #define MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4_OP_HDR_LEN 4
22935 #define MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4_OP_OFST 0
22936 #define MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4_OP_LBN 0
22937 #define MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4_OP_WIDTH 16
22938 /* Number of IPv4 addresses to validate. */
22939 #define MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4_NUM_ITEMS_OFST 4
22940 #define MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4_NUM_ITEMS_LEN 4
22941 /* The IPv4 addresses to validate, in struct MC_TSA_IPV4_ITEM format. */
22942 #define MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4_IPV4_ITEM_OFST 8
22943 #define MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4_IPV4_ITEM_LEN 8
22944 #define MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4_IPV4_ITEM_LO_OFST 8
22945 #define MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4_IPV4_ITEM_HI_OFST 12
22946 #define MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4_IPV4_ITEM_MINNUM 1
22947 #define MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4_IPV4_ITEM_MAXNUM 30
22948 #define MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4_IPV4_ITEM_MAXNUM_MCDI2 126
22949
22950 /* MC_CMD_TSA_IPADDR_OUT_VALIDATE_IPV4 msgresponse */
22951 #define MC_CMD_TSA_IPADDR_OUT_VALIDATE_IPV4_LEN 0
22952
22953 /* MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4 msgrequest */
22954 #define MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4_LENMIN 16
22955 #define MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4_LENMAX 248
22956 #define MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4_LENMAX_MCDI2 1016
22957 #define MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4_LEN(num) (8+8*(num))
22958 #define MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4_IPV4_ITEM_NUM(len) (((len)-8)/8)
22959 /* Header containing information to identify which sub-operation of this
22960  * command to perform. The header contains a 16-bit op-code. Unused space in
22961  * this field is reserved for future expansion.
22962  */
22963 #define MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4_OP_HDR_OFST 0
22964 #define MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4_OP_HDR_LEN 4
22965 #define MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4_OP_OFST 0
22966 #define MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4_OP_LBN 0
22967 #define MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4_OP_WIDTH 16
22968 /* Number of IPv4 addresses to remove. */
22969 #define MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4_NUM_ITEMS_OFST 4
22970 #define MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4_NUM_ITEMS_LEN 4
22971 /* The IPv4 addresses that have expired, in struct MC_TSA_IPV4_ITEM format. */
22972 #define MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4_IPV4_ITEM_OFST 8
22973 #define MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4_IPV4_ITEM_LEN 8
22974 #define MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4_IPV4_ITEM_LO_OFST 8
22975 #define MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4_IPV4_ITEM_HI_OFST 12
22976 #define MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4_IPV4_ITEM_MINNUM 1
22977 #define MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4_IPV4_ITEM_MAXNUM 30
22978 #define MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4_IPV4_ITEM_MAXNUM_MCDI2 126
22979
22980 /* MC_CMD_TSA_IPADDR_OUT_REMOVE_IPV4 msgresponse */
22981 #define MC_CMD_TSA_IPADDR_OUT_REMOVE_IPV4_LEN 0
22982
22983
22984 /***********************************/
22985 /* MC_CMD_SECURE_NIC_INFO
22986  * Get secure NIC information. While many of the features reported by these
22987  * commands are related to TSA, they must be supported in firmware where TSA is
22988  * disabled.
22989  */
22990 #define MC_CMD_SECURE_NIC_INFO 0x132
22991 #undef  MC_CMD_0x132_PRIVILEGE_CTG
22992
22993 #define MC_CMD_0x132_PRIVILEGE_CTG SRIOV_CTG_GENERAL
22994
22995 /* MC_CMD_SECURE_NIC_INFO_IN msgrequest */
22996 #define MC_CMD_SECURE_NIC_INFO_IN_LEN 4
22997 /* sub-operation code info */
22998 #define MC_CMD_SECURE_NIC_INFO_IN_OP_HDR_OFST 0
22999 #define MC_CMD_SECURE_NIC_INFO_IN_OP_HDR_LEN 4
23000 #define MC_CMD_SECURE_NIC_INFO_IN_OP_OFST 0
23001 #define MC_CMD_SECURE_NIC_INFO_IN_OP_LBN 0
23002 #define MC_CMD_SECURE_NIC_INFO_IN_OP_WIDTH 16
23003 /* enum: Get the status of various security settings, all signed along with a
23004  * challenge chosen by the host.
23005  */
23006 #define MC_CMD_SECURE_NIC_INFO_OP_STATUS 0x0
23007
23008 /* MC_CMD_SECURE_NIC_INFO_IN_STATUS msgrequest */
23009 #define MC_CMD_SECURE_NIC_INFO_IN_STATUS_LEN 24
23010 /* sub-operation code, must be MC_CMD_SECURE_NIC_INFO_OP_STATUS */
23011 #define MC_CMD_SECURE_NIC_INFO_IN_STATUS_OP_HDR_OFST 0
23012 #define MC_CMD_SECURE_NIC_INFO_IN_STATUS_OP_HDR_LEN 4
23013 /* Type of key to be used to sign response. */
23014 #define MC_CMD_SECURE_NIC_INFO_IN_STATUS_KEY_TYPE_OFST 4
23015 #define MC_CMD_SECURE_NIC_INFO_IN_STATUS_KEY_TYPE_LEN 4
23016 #define MC_CMD_SECURE_NIC_INFO_IN_STATUS_UNUSED 0x0 /* enum */
23017 /* enum: Solarflare adapter authentication key, installed by Manftest. */
23018 #define MC_CMD_SECURE_NIC_INFO_IN_STATUS_SF_ADAPTER_AUTH 0x1
23019 /* enum: TSA binding key, installed after adapter is bound to a TSA controller.
23020  * This is not supported in firmware which does not support TSA.
23021  */
23022 #define MC_CMD_SECURE_NIC_INFO_IN_STATUS_TSA_BINDING 0x2
23023 /* enum: Customer adapter authentication key. Installed by the customer in the
23024  * field, but otherwise similar to the Solarflare adapter authentication key.
23025  */
23026 #define MC_CMD_SECURE_NIC_INFO_IN_STATUS_CUSTOMER_ADAPTER_AUTH 0x3
23027 /* Random challenge generated by the host. */
23028 #define MC_CMD_SECURE_NIC_INFO_IN_STATUS_CHALLENGE_OFST 8
23029 #define MC_CMD_SECURE_NIC_INFO_IN_STATUS_CHALLENGE_LEN 16
23030
23031 /* MC_CMD_SECURE_NIC_INFO_OUT_STATUS msgresponse */
23032 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_LEN 420
23033 /* Length of the signature in MSG_SIGNATURE. */
23034 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_MSG_SIGNATURE_LEN_OFST 0
23035 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_MSG_SIGNATURE_LEN_LEN 4
23036 /* Signature over the message, starting at MESSAGE_TYPE and continuing to the
23037  * end of the MCDI response, allowing the message format to be extended. The
23038  * signature uses ECDSA 384 encoding in ASN.1 format. It has variable length,
23039  * with a maximum of 384 bytes.
23040  */
23041 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_MSG_SIGNATURE_OFST 4
23042 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_MSG_SIGNATURE_LEN 384
23043 /* Enum value indicating the type of response. This protects against chosen
23044  * message attacks. The enum values are random rather than sequential to make
23045  * it unlikely that values will be reused should other commands in a different
23046  * namespace need to create signed messages.
23047  */
23048 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_MESSAGE_TYPE_OFST 388
23049 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_MESSAGE_TYPE_LEN 4
23050 /* enum: Message type value for the response to a
23051  * MC_CMD_SECURE_NIC_INFO_IN_STATUS message.
23052  */
23053 #define MC_CMD_SECURE_NIC_INFO_STATUS 0xdb4
23054 /* The challenge provided by the host in the MC_CMD_SECURE_NIC_INFO_IN_STATUS
23055  * message
23056  */
23057 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_CHALLENGE_OFST 392
23058 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_CHALLENGE_LEN 16
23059 /* The first 32 bits of XPM memory, which include security and flag bits, die
23060  * ID and chip ID revision. The meaning of these bits is defined in
23061  * mc/include/mc/xpm.h in the firmwaresrc repository.
23062  */
23063 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_XPM_STATUS_BITS_OFST 408
23064 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_XPM_STATUS_BITS_LEN 4
23065 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_FIRMWARE_VERSION_A_OFST 412
23066 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_FIRMWARE_VERSION_A_LEN 2
23067 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_FIRMWARE_VERSION_B_OFST 414
23068 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_FIRMWARE_VERSION_B_LEN 2
23069 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_FIRMWARE_VERSION_C_OFST 416
23070 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_FIRMWARE_VERSION_C_LEN 2
23071 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_FIRMWARE_VERSION_D_OFST 418
23072 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_FIRMWARE_VERSION_D_LEN 2
23073
23074
23075 /***********************************/
23076 /* MC_CMD_TSA_TEST
23077  * A simple ping-pong command just to test the adapter<>controller MCDI
23078  * communication channel. This command makes not changes to the TSA adapter's
23079  * internal state. It is used by the controller just to verify that the MCDI
23080  * communication channel is working fine. This command takes no additonal
23081  * parameters in request or response.
23082  */
23083 #define MC_CMD_TSA_TEST 0x125
23084 #undef  MC_CMD_0x125_PRIVILEGE_CTG
23085
23086 #define MC_CMD_0x125_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
23087
23088 /* MC_CMD_TSA_TEST_IN msgrequest */
23089 #define MC_CMD_TSA_TEST_IN_LEN 0
23090
23091 /* MC_CMD_TSA_TEST_OUT msgresponse */
23092 #define MC_CMD_TSA_TEST_OUT_LEN 0
23093
23094
23095 /***********************************/
23096 /* MC_CMD_TSA_RULESET_OVERRIDE
23097  * Override TSA ruleset that is currently active on the adapter. This operation
23098  * does not modify the ruleset itself. This operation provides a mechanism to
23099  * apply an allow-all or deny-all operation on all packets, thereby completely
23100  * ignoring the rule-set configured on the adapter. The main purpose of this
23101  * operation is to provide a deterministic state to the TSA firewall during
23102  * rule-set transitions.
23103  */
23104 #define MC_CMD_TSA_RULESET_OVERRIDE 0x12a
23105 #undef  MC_CMD_0x12a_PRIVILEGE_CTG
23106
23107 #define MC_CMD_0x12a_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
23108
23109 /* MC_CMD_TSA_RULESET_OVERRIDE_IN msgrequest */
23110 #define MC_CMD_TSA_RULESET_OVERRIDE_IN_LEN 4
23111 /* The override state to apply. */
23112 #define MC_CMD_TSA_RULESET_OVERRIDE_IN_STATE_OFST 0
23113 #define MC_CMD_TSA_RULESET_OVERRIDE_IN_STATE_LEN 4
23114 /* enum: No override in place - the existing ruleset is in operation. */
23115 #define MC_CMD_TSA_RULESET_OVERRIDE_NONE 0x0
23116 /* enum: Block all packets seen on all datapath channel except those packets
23117  * required for basic configuration of the TSA NIC such as ARPs and TSA-
23118  * communication traffic. Such exceptional traffic is handled differently
23119  * compared to TSA rulesets.
23120  */
23121 #define MC_CMD_TSA_RULESET_OVERRIDE_BLOCK 0x1
23122 /* enum: Allow all packets through all datapath channel. The TSA adapter
23123  * behaves like a normal NIC without any firewalls.
23124  */
23125 #define MC_CMD_TSA_RULESET_OVERRIDE_ALLOW 0x2
23126
23127 /* MC_CMD_TSA_RULESET_OVERRIDE_OUT msgresponse */
23128 #define MC_CMD_TSA_RULESET_OVERRIDE_OUT_LEN 0
23129
23130
23131 /***********************************/
23132 /* MC_CMD_TSAC_REQUEST
23133  * Generic command to send requests from a TSA controller to a TSA adapter.
23134  * Specific usage is determined by the TYPE field.
23135  */
23136 #define MC_CMD_TSAC_REQUEST 0x12b
23137 #undef  MC_CMD_0x12b_PRIVILEGE_CTG
23138
23139 #define MC_CMD_0x12b_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
23140
23141 /* MC_CMD_TSAC_REQUEST_IN msgrequest */
23142 #define MC_CMD_TSAC_REQUEST_IN_LEN 4
23143 /* The type of request from the controller. */
23144 #define MC_CMD_TSAC_REQUEST_IN_TYPE_OFST 0
23145 #define MC_CMD_TSAC_REQUEST_IN_TYPE_LEN 4
23146 /* enum: Request the adapter to resend localIP information from it's cache. The
23147  * command does not return any IP address information; IP addresses are sent as
23148  * TSA notifications as descibed in MC_CMD_TSA_INFO_IN_LOCAL_IP.
23149  */
23150 #define MC_CMD_TSAC_REQUEST_LOCALIP 0x0
23151
23152 /* MC_CMD_TSAC_REQUEST_OUT msgresponse */
23153 #define MC_CMD_TSAC_REQUEST_OUT_LEN 0
23154
23155
23156 /***********************************/
23157 /* MC_CMD_SUC_VERSION
23158  * Get the version of the SUC
23159  */
23160 #define MC_CMD_SUC_VERSION 0x134
23161 #undef  MC_CMD_0x134_PRIVILEGE_CTG
23162
23163 #define MC_CMD_0x134_PRIVILEGE_CTG SRIOV_CTG_GENERAL
23164
23165 /* MC_CMD_SUC_VERSION_IN msgrequest */
23166 #define MC_CMD_SUC_VERSION_IN_LEN 0
23167
23168 /* MC_CMD_SUC_VERSION_OUT msgresponse */
23169 #define MC_CMD_SUC_VERSION_OUT_LEN 24
23170 /* The SUC firmware version as four numbers - a.b.c.d */
23171 #define MC_CMD_SUC_VERSION_OUT_VERSION_OFST 0
23172 #define MC_CMD_SUC_VERSION_OUT_VERSION_LEN 4
23173 #define MC_CMD_SUC_VERSION_OUT_VERSION_NUM 4
23174 /* The date, in seconds since the Unix epoch, when the firmware image was
23175  * built.
23176  */
23177 #define MC_CMD_SUC_VERSION_OUT_BUILD_DATE_OFST 16
23178 #define MC_CMD_SUC_VERSION_OUT_BUILD_DATE_LEN 4
23179 /* The ID of the SUC chip. This is specific to the platform but typically
23180  * indicates family, memory sizes etc. See SF-116728-SW for further details.
23181  */
23182 #define MC_CMD_SUC_VERSION_OUT_CHIP_ID_OFST 20
23183 #define MC_CMD_SUC_VERSION_OUT_CHIP_ID_LEN 4
23184
23185 /* MC_CMD_SUC_BOOT_VERSION_IN msgrequest: Get the version of the SUC boot
23186  * loader.
23187  */
23188 #define MC_CMD_SUC_BOOT_VERSION_IN_LEN 4
23189 #define MC_CMD_SUC_BOOT_VERSION_IN_MAGIC_OFST 0
23190 #define MC_CMD_SUC_BOOT_VERSION_IN_MAGIC_LEN 4
23191 /* enum: Requests the SUC boot version. */
23192 #define MC_CMD_SUC_VERSION_GET_BOOT_VERSION 0xb007700b
23193
23194 /* MC_CMD_SUC_BOOT_VERSION_OUT msgresponse */
23195 #define MC_CMD_SUC_BOOT_VERSION_OUT_LEN 4
23196 /* The SUC boot version */
23197 #define MC_CMD_SUC_BOOT_VERSION_OUT_VERSION_OFST 0
23198 #define MC_CMD_SUC_BOOT_VERSION_OUT_VERSION_LEN 4
23199
23200
23201 /***********************************/
23202 /* MC_CMD_SUC_MANFTEST
23203  * Operations to support manftest on SUC based systems.
23204  */
23205 #define MC_CMD_SUC_MANFTEST 0x135
23206 #undef  MC_CMD_0x135_PRIVILEGE_CTG
23207
23208 #define MC_CMD_0x135_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
23209
23210 /* MC_CMD_SUC_MANFTEST_IN msgrequest */
23211 #define MC_CMD_SUC_MANFTEST_IN_LEN 4
23212 /* The manftest operation to be performed. */
23213 #define MC_CMD_SUC_MANFTEST_IN_OP_OFST 0
23214 #define MC_CMD_SUC_MANFTEST_IN_OP_LEN 4
23215 /* enum: Read serial number and use count. */
23216 #define MC_CMD_SUC_MANFTEST_WEAROUT_READ 0x0
23217 /* enum: Update use count on wearout adapter. */
23218 #define MC_CMD_SUC_MANFTEST_WEAROUT_UPDATE 0x1
23219 /* enum: Start an ADC calibration. */
23220 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_START 0x2
23221 /* enum: Read the status of an ADC calibration. */
23222 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS 0x3
23223 /* enum: Read the results of an ADC calibration. */
23224 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_RESULT 0x4
23225 /* enum: Read the PCIe configuration. */
23226 #define MC_CMD_SUC_MANFTEST_CONFIG_PCIE_READ 0x5
23227 /* enum: Write the PCIe configuration. */
23228 #define MC_CMD_SUC_MANFTEST_CONFIG_PCIE_WRITE 0x6
23229 /* enum: Write FRU information to SUC. The FRU information is taken from the
23230  * FRU_INFORMATION partition. Attempts to write to read-only FRUs are rejected.
23231  */
23232 #define MC_CMD_SUC_MANFTEST_FRU_WRITE 0x7
23233 /* enum: Read UDID Vendor Specific ID from SUC persistent storage. */
23234 #define MC_CMD_SUC_MANFTEST_SMBUS_ID_READ 0x8
23235 /* enum: Write UDID Vendor Specific ID to SUC persistent storage for use in
23236  * SMBus ARP.
23237  */
23238 #define MC_CMD_SUC_MANFTEST_SMBUS_ID_WRITE 0x9
23239
23240 /* MC_CMD_SUC_MANFTEST_OUT msgresponse */
23241 #define MC_CMD_SUC_MANFTEST_OUT_LEN 0
23242
23243 /* MC_CMD_SUC_MANFTEST_WEAROUT_READ_IN msgrequest */
23244 #define MC_CMD_SUC_MANFTEST_WEAROUT_READ_IN_LEN 4
23245 /* The manftest operation to be performed. This must be
23246  * MC_CMD_SUC_MANFTEST_WEAROUT_READ.
23247  */
23248 #define MC_CMD_SUC_MANFTEST_WEAROUT_READ_IN_OP_OFST 0
23249 #define MC_CMD_SUC_MANFTEST_WEAROUT_READ_IN_OP_LEN 4
23250
23251 /* MC_CMD_SUC_MANFTEST_WEAROUT_READ_OUT msgresponse */
23252 #define MC_CMD_SUC_MANFTEST_WEAROUT_READ_OUT_LEN 20
23253 /* The serial number of the wearout adapter, see SF-112717-PR for format. */
23254 #define MC_CMD_SUC_MANFTEST_WEAROUT_READ_OUT_SERIAL_NUMBER_OFST 0
23255 #define MC_CMD_SUC_MANFTEST_WEAROUT_READ_OUT_SERIAL_NUMBER_LEN 16
23256 /* The use count of the wearout adapter. */
23257 #define MC_CMD_SUC_MANFTEST_WEAROUT_READ_OUT_USE_COUNT_OFST 16
23258 #define MC_CMD_SUC_MANFTEST_WEAROUT_READ_OUT_USE_COUNT_LEN 4
23259
23260 /* MC_CMD_SUC_MANFTEST_WEAROUT_UPDATE_IN msgrequest */
23261 #define MC_CMD_SUC_MANFTEST_WEAROUT_UPDATE_IN_LEN 4
23262 /* The manftest operation to be performed. This must be
23263  * MC_CMD_SUC_MANFTEST_WEAROUT_UPDATE.
23264  */
23265 #define MC_CMD_SUC_MANFTEST_WEAROUT_UPDATE_IN_OP_OFST 0
23266 #define MC_CMD_SUC_MANFTEST_WEAROUT_UPDATE_IN_OP_LEN 4
23267
23268 /* MC_CMD_SUC_MANFTEST_WEAROUT_UPDATE_OUT msgresponse */
23269 #define MC_CMD_SUC_MANFTEST_WEAROUT_UPDATE_OUT_LEN 0
23270
23271 /* MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_START_IN msgrequest */
23272 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_START_IN_LEN 4
23273 /* The manftest operation to be performed. This must be
23274  * MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_START.
23275  */
23276 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_START_IN_OP_OFST 0
23277 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_START_IN_OP_LEN 4
23278
23279 /* MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_START_OUT msgresponse */
23280 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_START_OUT_LEN 0
23281
23282 /* MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS_IN msgrequest */
23283 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS_IN_LEN 4
23284 /* The manftest operation to be performed. This must be
23285  * MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS.
23286  */
23287 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS_IN_OP_OFST 0
23288 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS_IN_OP_LEN 4
23289
23290 /* MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS_OUT msgresponse */
23291 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS_OUT_LEN 4
23292 /* The combined status of the calibration operation. */
23293 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS_OUT_FLAGS_OFST 0
23294 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS_OUT_FLAGS_LEN 4
23295 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS_OUT_CALIBRATING_OFST 0
23296 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS_OUT_CALIBRATING_LBN 0
23297 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS_OUT_CALIBRATING_WIDTH 1
23298 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS_OUT_FAILED_OFST 0
23299 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS_OUT_FAILED_LBN 1
23300 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS_OUT_FAILED_WIDTH 1
23301 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS_OUT_RESULT_OFST 0
23302 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS_OUT_RESULT_LBN 2
23303 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS_OUT_RESULT_WIDTH 4
23304 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS_OUT_INDEX_OFST 0
23305 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS_OUT_INDEX_LBN 6
23306 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS_OUT_INDEX_WIDTH 2
23307
23308 /* MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_RESULT_IN msgrequest */
23309 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_RESULT_IN_LEN 4
23310 /* The manftest operation to be performed. This must be
23311  * MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_RESULT.
23312  */
23313 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_RESULT_IN_OP_OFST 0
23314 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_RESULT_IN_OP_LEN 4
23315
23316 /* MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_RESULT_OUT msgresponse */
23317 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_RESULT_OUT_LEN 12
23318 /* The set of calibration results. */
23319 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_RESULT_OUT_VALUE_OFST 0
23320 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_RESULT_OUT_VALUE_LEN 4
23321 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_RESULT_OUT_VALUE_NUM 3
23322
23323 /* MC_CMD_SUC_MANFTEST_CONFIG_PCIE_READ_IN msgrequest */
23324 #define MC_CMD_SUC_MANFTEST_CONFIG_PCIE_READ_IN_LEN 4
23325 /* The manftest operation to be performed. This must be
23326  * MC_CMD_SUC_MANFTEST_CONFIG_PCIE_READ.
23327  */
23328 #define MC_CMD_SUC_MANFTEST_CONFIG_PCIE_READ_IN_OP_OFST 0
23329 #define MC_CMD_SUC_MANFTEST_CONFIG_PCIE_READ_IN_OP_LEN 4
23330
23331 /* MC_CMD_SUC_MANFTEST_CONFIG_PCIE_READ_OUT msgresponse */
23332 #define MC_CMD_SUC_MANFTEST_CONFIG_PCIE_READ_OUT_LEN 4
23333 /* The PCIe vendor ID. */
23334 #define MC_CMD_SUC_MANFTEST_CONFIG_PCIE_READ_OUT_VENDOR_ID_OFST 0
23335 #define MC_CMD_SUC_MANFTEST_CONFIG_PCIE_READ_OUT_VENDOR_ID_LEN 2
23336 /* The PCIe device ID. */
23337 #define MC_CMD_SUC_MANFTEST_CONFIG_PCIE_READ_OUT_DEVICE_ID_OFST 2
23338 #define MC_CMD_SUC_MANFTEST_CONFIG_PCIE_READ_OUT_DEVICE_ID_LEN 2
23339
23340 /* MC_CMD_SUC_MANFTEST_CONFIG_PCIE_WRITE_IN msgrequest */
23341 #define MC_CMD_SUC_MANFTEST_CONFIG_PCIE_WRITE_IN_LEN 8
23342 /* The manftest operation to be performed. This must be
23343  * MC_CMD_SUC_MANFTEST_CONFIG_PCIE_WRITE.
23344  */
23345 #define MC_CMD_SUC_MANFTEST_CONFIG_PCIE_WRITE_IN_OP_OFST 0
23346 #define MC_CMD_SUC_MANFTEST_CONFIG_PCIE_WRITE_IN_OP_LEN 4
23347 /* The PCIe vendor ID. */
23348 #define MC_CMD_SUC_MANFTEST_CONFIG_PCIE_WRITE_IN_VENDOR_ID_OFST 4
23349 #define MC_CMD_SUC_MANFTEST_CONFIG_PCIE_WRITE_IN_VENDOR_ID_LEN 2
23350 /* The PCIe device ID. */
23351 #define MC_CMD_SUC_MANFTEST_CONFIG_PCIE_WRITE_IN_DEVICE_ID_OFST 6
23352 #define MC_CMD_SUC_MANFTEST_CONFIG_PCIE_WRITE_IN_DEVICE_ID_LEN 2
23353
23354 /* MC_CMD_SUC_MANFTEST_CONFIG_PCIE_WRITE_OUT msgresponse */
23355 #define MC_CMD_SUC_MANFTEST_CONFIG_PCIE_WRITE_OUT_LEN 0
23356
23357 /* MC_CMD_SUC_MANFTEST_FRU_WRITE_IN msgrequest */
23358 #define MC_CMD_SUC_MANFTEST_FRU_WRITE_IN_LEN 4
23359 /* The manftest operation to be performed. This must be
23360  * MC_CMD_SUC_MANFTEST_FRU_WRITE
23361  */
23362 #define MC_CMD_SUC_MANFTEST_FRU_WRITE_IN_OP_OFST 0
23363 #define MC_CMD_SUC_MANFTEST_FRU_WRITE_IN_OP_LEN 4
23364
23365 /* MC_CMD_SUC_MANFTEST_FRU_WRITE_OUT msgresponse */
23366 #define MC_CMD_SUC_MANFTEST_FRU_WRITE_OUT_LEN 0
23367
23368 /* MC_CMD_SUC_MANFTEST_SMBUS_ID_READ_IN msgrequest */
23369 #define MC_CMD_SUC_MANFTEST_SMBUS_ID_READ_IN_LEN 4
23370 /* The manftest operation to be performed. This must be
23371  * MC_CMD_SUC_MANFTEST_SMBUS_ID_READ.
23372  */
23373 #define MC_CMD_SUC_MANFTEST_SMBUS_ID_READ_IN_OP_OFST 0
23374 #define MC_CMD_SUC_MANFTEST_SMBUS_ID_READ_IN_OP_LEN 4
23375
23376 /* MC_CMD_SUC_MANFTEST_SMBUS_ID_READ_OUT msgresponse */
23377 #define MC_CMD_SUC_MANFTEST_SMBUS_ID_READ_OUT_LEN 4
23378 /* The SMBus ID. */
23379 #define MC_CMD_SUC_MANFTEST_SMBUS_ID_READ_OUT_SMBUS_ID_OFST 0
23380 #define MC_CMD_SUC_MANFTEST_SMBUS_ID_READ_OUT_SMBUS_ID_LEN 4
23381
23382 /* MC_CMD_SUC_MANFTEST_SMBUS_ID_WRITE_IN msgrequest */
23383 #define MC_CMD_SUC_MANFTEST_SMBUS_ID_WRITE_IN_LEN 8
23384 /* The manftest operation to be performed. This must be
23385  * MC_CMD_SUC_MANFTEST_SMBUS_ID_WRITE.
23386  */
23387 #define MC_CMD_SUC_MANFTEST_SMBUS_ID_WRITE_IN_OP_OFST 0
23388 #define MC_CMD_SUC_MANFTEST_SMBUS_ID_WRITE_IN_OP_LEN 4
23389 /* The SMBus ID. */
23390 #define MC_CMD_SUC_MANFTEST_SMBUS_ID_WRITE_IN_SMBUS_ID_OFST 4
23391 #define MC_CMD_SUC_MANFTEST_SMBUS_ID_WRITE_IN_SMBUS_ID_LEN 4
23392
23393 /* MC_CMD_SUC_MANFTEST_SMBUS_ID_WRITE_OUT msgresponse */
23394 #define MC_CMD_SUC_MANFTEST_SMBUS_ID_WRITE_OUT_LEN 0
23395
23396
23397 /***********************************/
23398 /* MC_CMD_GET_CERTIFICATE
23399  * Request a certificate.
23400  */
23401 #define MC_CMD_GET_CERTIFICATE 0x12c
23402 #undef  MC_CMD_0x12c_PRIVILEGE_CTG
23403
23404 #define MC_CMD_0x12c_PRIVILEGE_CTG SRIOV_CTG_GENERAL
23405
23406 /* MC_CMD_GET_CERTIFICATE_IN msgrequest */
23407 #define MC_CMD_GET_CERTIFICATE_IN_LEN 8
23408 /* Type of the certificate to be retrieved. */
23409 #define MC_CMD_GET_CERTIFICATE_IN_TYPE_OFST 0
23410 #define MC_CMD_GET_CERTIFICATE_IN_TYPE_LEN 4
23411 #define MC_CMD_GET_CERTIFICATE_IN_UNUSED 0x0 /* enum */
23412 #define MC_CMD_GET_CERTIFICATE_IN_AAC 0x1 /* enum */
23413 /* enum: Adapter Authentication Certificate (AAC). The AAC is unique to each
23414  * adapter and is used to verify its authenticity. It is installed by Manftest.
23415  */
23416 #define MC_CMD_GET_CERTIFICATE_IN_ADAPTER_AUTH 0x1
23417 #define MC_CMD_GET_CERTIFICATE_IN_AASC 0x2 /* enum */
23418 /* enum: Adapter Authentication Signing Certificate (AASC). The AASC is shared
23419  * by a group of adapters (typically a purchase order) and is used to verify
23420  * the validity of AAC along with the SF root certificate. It is installed by
23421  * Manftest.
23422  */
23423 #define MC_CMD_GET_CERTIFICATE_IN_ADAPTER_AUTH_SIGNING 0x2
23424 #define MC_CMD_GET_CERTIFICATE_IN_CUSTOMER_AAC 0x3 /* enum */
23425 /* enum: Customer Adapter Authentication Certificate. The Customer AAC is
23426  * unique to each adapter and is used to verify its authenticity in cases where
23427  * either the AAC is not installed or a customer desires to use their own
23428  * certificate chain. It is installed by the customer.
23429  */
23430 #define MC_CMD_GET_CERTIFICATE_IN_CUSTOMER_ADAPTER_AUTH 0x3
23431 #define MC_CMD_GET_CERTIFICATE_IN_CUSTOMER_AASC 0x4 /* enum */
23432 /* enum: Customer Adapter Authentication Certificate. The Customer AASC is
23433  * shared by a group of adapters and is used to verify the validity of the
23434  * Customer AAC along with the customers root certificate. It is installed by
23435  * the customer.
23436  */
23437 #define MC_CMD_GET_CERTIFICATE_IN_CUSTOMER_ADAPTER_AUTH_SIGNING 0x4
23438 /* Offset, measured in bytes, relative to the start of the certificate data
23439  * from which the certificate is to be retrieved.
23440  */
23441 #define MC_CMD_GET_CERTIFICATE_IN_OFFSET_OFST 4
23442 #define MC_CMD_GET_CERTIFICATE_IN_OFFSET_LEN 4
23443
23444 /* MC_CMD_GET_CERTIFICATE_OUT msgresponse */
23445 #define MC_CMD_GET_CERTIFICATE_OUT_LENMIN 13
23446 #define MC_CMD_GET_CERTIFICATE_OUT_LENMAX 252
23447 #define MC_CMD_GET_CERTIFICATE_OUT_LENMAX_MCDI2 1020
23448 #define MC_CMD_GET_CERTIFICATE_OUT_LEN(num) (12+1*(num))
23449 #define MC_CMD_GET_CERTIFICATE_OUT_DATA_NUM(len) (((len)-12)/1)
23450 /* Type of the certificate. */
23451 #define MC_CMD_GET_CERTIFICATE_OUT_TYPE_OFST 0
23452 #define MC_CMD_GET_CERTIFICATE_OUT_TYPE_LEN 4
23453 /*            Enum values, see field(s): */
23454 /*               MC_CMD_GET_CERTIFICATE_IN/TYPE */
23455 /* Offset, measured in bytes, relative to the start of the certificate data
23456  * from which data in this message starts.
23457  */
23458 #define MC_CMD_GET_CERTIFICATE_OUT_OFFSET_OFST 4
23459 #define MC_CMD_GET_CERTIFICATE_OUT_OFFSET_LEN 4
23460 /* Total length of the certificate data. */
23461 #define MC_CMD_GET_CERTIFICATE_OUT_TOTAL_LENGTH_OFST 8
23462 #define MC_CMD_GET_CERTIFICATE_OUT_TOTAL_LENGTH_LEN 4
23463 /* The certificate data. */
23464 #define MC_CMD_GET_CERTIFICATE_OUT_DATA_OFST 12
23465 #define MC_CMD_GET_CERTIFICATE_OUT_DATA_LEN 1
23466 #define MC_CMD_GET_CERTIFICATE_OUT_DATA_MINNUM 1
23467 #define MC_CMD_GET_CERTIFICATE_OUT_DATA_MAXNUM 240
23468 #define MC_CMD_GET_CERTIFICATE_OUT_DATA_MAXNUM_MCDI2 1008
23469
23470
23471 /***********************************/
23472 /* MC_CMD_GET_NIC_GLOBAL
23473  * Get a global value which applies to all PCI functions
23474  */
23475 #define MC_CMD_GET_NIC_GLOBAL 0x12d
23476 #undef  MC_CMD_0x12d_PRIVILEGE_CTG
23477
23478 #define MC_CMD_0x12d_PRIVILEGE_CTG SRIOV_CTG_GENERAL
23479
23480 /* MC_CMD_GET_NIC_GLOBAL_IN msgrequest */
23481 #define MC_CMD_GET_NIC_GLOBAL_IN_LEN 4
23482 /* Key to request value for, see enum values in MC_CMD_SET_NIC_GLOBAL. If the
23483  * given key is unknown to the current firmware, the call will fail with
23484  * ENOENT.
23485  */
23486 #define MC_CMD_GET_NIC_GLOBAL_IN_KEY_OFST 0
23487 #define MC_CMD_GET_NIC_GLOBAL_IN_KEY_LEN 4
23488
23489 /* MC_CMD_GET_NIC_GLOBAL_OUT msgresponse */
23490 #define MC_CMD_GET_NIC_GLOBAL_OUT_LEN 4
23491 /* Value of requested key, see key descriptions below. */
23492 #define MC_CMD_GET_NIC_GLOBAL_OUT_VALUE_OFST 0
23493 #define MC_CMD_GET_NIC_GLOBAL_OUT_VALUE_LEN 4
23494
23495
23496 /***********************************/
23497 /* MC_CMD_SET_NIC_GLOBAL
23498  * Set a global value which applies to all PCI functions. Most global values
23499  * can only be changed under specific conditions, and this call will return an
23500  * appropriate error otherwise (see key descriptions).
23501  */
23502 #define MC_CMD_SET_NIC_GLOBAL 0x12e
23503 #undef  MC_CMD_0x12e_PRIVILEGE_CTG
23504
23505 #define MC_CMD_0x12e_PRIVILEGE_CTG SRIOV_CTG_ADMIN
23506
23507 /* MC_CMD_SET_NIC_GLOBAL_IN msgrequest */
23508 #define MC_CMD_SET_NIC_GLOBAL_IN_LEN 8
23509 /* Key to change value of. Firmware will return ENOENT for keys it doesn't know
23510  * about.
23511  */
23512 #define MC_CMD_SET_NIC_GLOBAL_IN_KEY_OFST 0
23513 #define MC_CMD_SET_NIC_GLOBAL_IN_KEY_LEN 4
23514 /* enum: Request switching the datapath firmware sub-variant. Currently only
23515  * useful when running the DPDK f/w variant. See key values below, and the DPDK
23516  * section of the EF10 Driver Writers Guide. Note that any driver attaching
23517  * with the SUBVARIANT_AWARE flag cleared is implicitly considered as a request
23518  * to switch back to the default sub-variant, and will thus reset this value.
23519  * If a sub-variant switch happens, all other PCI functions will get their
23520  * resources reset (they will see an MC reboot).
23521  */
23522 #define MC_CMD_SET_NIC_GLOBAL_IN_FIRMWARE_SUBVARIANT 0x1
23523 /* New value to set, see key descriptions above. */
23524 #define MC_CMD_SET_NIC_GLOBAL_IN_VALUE_OFST 4
23525 #define MC_CMD_SET_NIC_GLOBAL_IN_VALUE_LEN 4
23526 /* enum: Only if KEY = FIRMWARE_SUBVARIANT. Default sub-variant with support
23527  * for maximum features for the current f/w variant. A request from a
23528  * privileged function to set this particular value will always succeed.
23529  */
23530 #define MC_CMD_SET_NIC_GLOBAL_IN_FW_SUBVARIANT_DEFAULT 0x0
23531 /* enum: Only if KEY = FIRMWARE_SUBVARIANT. Increases packet rate at the cost
23532  * of not supporting any TX checksum offloads. Only supported when running some
23533  * f/w variants, others will return ENOTSUP (as reported by the homonymous bit
23534  * in MC_CMD_GET_CAPABILITIES_V2). Can only be set when no other drivers are
23535  * attached, and the calling driver must have no resources allocated. See the
23536  * DPDK section of the EF10 Driver Writers Guide for a more detailed
23537  * description with possible error codes.
23538  */
23539 #define MC_CMD_SET_NIC_GLOBAL_IN_FW_SUBVARIANT_NO_TX_CSUM 0x1
23540
23541
23542 /***********************************/
23543 /* MC_CMD_LTSSM_TRACE_POLL
23544  * Medford2 hardware has support for logging all LTSSM state transitions to a
23545  * hardware buffer. When built with WITH_LTSSM_TRACE=1, the firmware will
23546  * periodially dump the contents of this hardware buffer to an internal
23547  * firmware buffer for later extraction.
23548  */
23549 #define MC_CMD_LTSSM_TRACE_POLL 0x12f
23550 #undef  MC_CMD_0x12f_PRIVILEGE_CTG
23551
23552 #define MC_CMD_0x12f_PRIVILEGE_CTG SRIOV_CTG_ADMIN
23553
23554 /* MC_CMD_LTSSM_TRACE_POLL_IN msgrequest: Read transitions from the firmware
23555  * internal buffer.
23556  */
23557 #define MC_CMD_LTSSM_TRACE_POLL_IN_LEN 4
23558 /* The maximum number of row that the caller can accept. The format of each row
23559  * is defined in MC_CMD_LTSSM_TRACE_POLL_OUT.
23560  */
23561 #define MC_CMD_LTSSM_TRACE_POLL_IN_MAX_ROW_COUNT_OFST 0
23562 #define MC_CMD_LTSSM_TRACE_POLL_IN_MAX_ROW_COUNT_LEN 4
23563
23564 /* MC_CMD_LTSSM_TRACE_POLL_OUT msgresponse */
23565 #define MC_CMD_LTSSM_TRACE_POLL_OUT_LENMIN 16
23566 #define MC_CMD_LTSSM_TRACE_POLL_OUT_LENMAX 248
23567 #define MC_CMD_LTSSM_TRACE_POLL_OUT_LENMAX_MCDI2 1016
23568 #define MC_CMD_LTSSM_TRACE_POLL_OUT_LEN(num) (8+8*(num))
23569 #define MC_CMD_LTSSM_TRACE_POLL_OUT_ROWS_NUM(len) (((len)-8)/8)
23570 #define MC_CMD_LTSSM_TRACE_POLL_OUT_FLAGS_OFST 0
23571 #define MC_CMD_LTSSM_TRACE_POLL_OUT_FLAGS_LEN 4
23572 #define MC_CMD_LTSSM_TRACE_POLL_OUT_HW_BUFFER_OVERFLOW_OFST 0
23573 #define MC_CMD_LTSSM_TRACE_POLL_OUT_HW_BUFFER_OVERFLOW_LBN 0
23574 #define MC_CMD_LTSSM_TRACE_POLL_OUT_HW_BUFFER_OVERFLOW_WIDTH 1
23575 #define MC_CMD_LTSSM_TRACE_POLL_OUT_FW_BUFFER_OVERFLOW_OFST 0
23576 #define MC_CMD_LTSSM_TRACE_POLL_OUT_FW_BUFFER_OVERFLOW_LBN 1
23577 #define MC_CMD_LTSSM_TRACE_POLL_OUT_FW_BUFFER_OVERFLOW_WIDTH 1
23578 #define MC_CMD_LTSSM_TRACE_POLL_OUT_CONTINUES_OFST 0
23579 #define MC_CMD_LTSSM_TRACE_POLL_OUT_CONTINUES_LBN 31
23580 #define MC_CMD_LTSSM_TRACE_POLL_OUT_CONTINUES_WIDTH 1
23581 /* The number of rows present in this response. */
23582 #define MC_CMD_LTSSM_TRACE_POLL_OUT_ROW_COUNT_OFST 4
23583 #define MC_CMD_LTSSM_TRACE_POLL_OUT_ROW_COUNT_LEN 4
23584 #define MC_CMD_LTSSM_TRACE_POLL_OUT_ROWS_OFST 8
23585 #define MC_CMD_LTSSM_TRACE_POLL_OUT_ROWS_LEN 8
23586 #define MC_CMD_LTSSM_TRACE_POLL_OUT_ROWS_LO_OFST 8
23587 #define MC_CMD_LTSSM_TRACE_POLL_OUT_ROWS_HI_OFST 12
23588 #define MC_CMD_LTSSM_TRACE_POLL_OUT_ROWS_MINNUM 0
23589 #define MC_CMD_LTSSM_TRACE_POLL_OUT_ROWS_MAXNUM 30
23590 #define MC_CMD_LTSSM_TRACE_POLL_OUT_ROWS_MAXNUM_MCDI2 126
23591 #define MC_CMD_LTSSM_TRACE_POLL_OUT_LTSSM_STATE_OFST 8
23592 #define MC_CMD_LTSSM_TRACE_POLL_OUT_LTSSM_STATE_LBN 0
23593 #define MC_CMD_LTSSM_TRACE_POLL_OUT_LTSSM_STATE_WIDTH 6
23594 #define MC_CMD_LTSSM_TRACE_POLL_OUT_RDLH_LINK_UP_OFST 8
23595 #define MC_CMD_LTSSM_TRACE_POLL_OUT_RDLH_LINK_UP_LBN 6
23596 #define MC_CMD_LTSSM_TRACE_POLL_OUT_RDLH_LINK_UP_WIDTH 1
23597 #define MC_CMD_LTSSM_TRACE_POLL_OUT_WAKE_N_OFST 8
23598 #define MC_CMD_LTSSM_TRACE_POLL_OUT_WAKE_N_LBN 7
23599 #define MC_CMD_LTSSM_TRACE_POLL_OUT_WAKE_N_WIDTH 1
23600 #define MC_CMD_LTSSM_TRACE_POLL_OUT_TIMESTAMP_PS_OFST 8
23601 #define MC_CMD_LTSSM_TRACE_POLL_OUT_TIMESTAMP_PS_LBN 8
23602 #define MC_CMD_LTSSM_TRACE_POLL_OUT_TIMESTAMP_PS_WIDTH 24
23603 /* The time of the LTSSM transition. Times are reported as fractional
23604  * microseconds since MC boot (wrapping at 2^32us). The fractional part is
23605  * reported in picoseconds. 0 <= TIMESTAMP_PS < 1000000 timestamp in seconds =
23606  * ((TIMESTAMP_US + TIMESTAMP_PS / 1000000) / 1000000)
23607  */
23608 #define MC_CMD_LTSSM_TRACE_POLL_OUT_TIMESTAMP_US_OFST 12
23609 #define MC_CMD_LTSSM_TRACE_POLL_OUT_TIMESTAMP_US_LEN 4
23610
23611
23612 /***********************************/
23613 /* MC_CMD_TELEMETRY_ENABLE
23614  * This command enables telemetry processing of packets, allowing a remote host
23615  * to gather information and analytics passing on the card. Enabling telemetry
23616  * will have a performance cost. Not supported on all hardware and datapath
23617  * variants. As of writing, only supported on Medford2 running full-featured
23618  * firmware variant.
23619  */
23620 #define MC_CMD_TELEMETRY_ENABLE 0x138
23621 #undef  MC_CMD_0x138_PRIVILEGE_CTG
23622
23623 #define MC_CMD_0x138_PRIVILEGE_CTG SRIOV_CTG_ADMIN
23624
23625 /* MC_CMD_TELEMETRY_ENABLE_IN msgrequest */
23626 #define MC_CMD_TELEMETRY_ENABLE_IN_LEN 4
23627 #define MC_CMD_TELEMETRY_ENABLE_IN_STATE_OFST 0
23628 #define MC_CMD_TELEMETRY_ENABLE_IN_STATE_LEN 4
23629 /* enum: Disables telemetry functionality, returns the card to default
23630  * behaviour of the configured datapath variant.
23631  */
23632 #define MC_CMD_TELEMETRY_ENABLE_IN_DISABLE 0x0
23633 /* enum: Enables telemetry functionality on the currently configured datapath
23634  * variant if supported.
23635  */
23636 #define MC_CMD_TELEMETRY_ENABLE_IN_ENABLE 0x1
23637
23638 /* MC_CMD_TELEMETRY_ENABLE_OUT msgresponse */
23639 #define MC_CMD_TELEMETRY_ENABLE_OUT_LEN 0
23640
23641 /* TELEMETRY_CONFIG structuredef */
23642 #define TELEMETRY_CONFIG_LEN 36
23643 /* Bitfields to identify the list of config parameters included in the command.
23644  * A bit-value of 1 indicates that the relevant config parameter field is
23645  * valid; 0 indicates invalid and the config parameter field must be ignored by
23646  * firmware. Firmware may however apply some default values for certain
23647  * parameters.
23648  */
23649 #define TELEMETRY_CONFIG_FLAGS_OFST 0
23650 #define TELEMETRY_CONFIG_FLAGS_LEN 4
23651 #define TELEMETRY_CONFIG_METRICS_COLLECTOR_IP_VALID_OFST 0
23652 #define TELEMETRY_CONFIG_METRICS_COLLECTOR_IP_VALID_LBN 0
23653 #define TELEMETRY_CONFIG_METRICS_COLLECTOR_IP_VALID_WIDTH 1
23654 #define TELEMETRY_CONFIG_METRICS_COLLECTOR_PORT_VALID_OFST 0
23655 #define TELEMETRY_CONFIG_METRICS_COLLECTOR_PORT_VALID_LBN 1
23656 #define TELEMETRY_CONFIG_METRICS_COLLECTOR_PORT_VALID_WIDTH 1
23657 #define TELEMETRY_CONFIG_MONITOR_TIMEOUT_MS_VALID_OFST 0
23658 #define TELEMETRY_CONFIG_MONITOR_TIMEOUT_MS_VALID_LBN 2
23659 #define TELEMETRY_CONFIG_MONITOR_TIMEOUT_MS_VALID_WIDTH 1
23660 #define TELEMETRY_CONFIG_MAX_METRICS_COUNT_VALID_OFST 0
23661 #define TELEMETRY_CONFIG_MAX_METRICS_COUNT_VALID_LBN 3
23662 #define TELEMETRY_CONFIG_MAX_METRICS_COUNT_VALID_WIDTH 1
23663 #define TELEMETRY_CONFIG_RESERVED1_OFST 0
23664 #define TELEMETRY_CONFIG_RESERVED1_LBN 4
23665 #define TELEMETRY_CONFIG_RESERVED1_WIDTH 28
23666 #define TELEMETRY_CONFIG_FLAGS_LBN 0
23667 #define TELEMETRY_CONFIG_FLAGS_WIDTH 32
23668 /* Collector IPv4/IPv6 address to which latency measurements are forwarded from
23669  * the adapter (as bytes in network order; set last 12 bytes to 0 for IPv4
23670  * address).
23671  */
23672 #define TELEMETRY_CONFIG_METRICS_COLLECTOR_IP_OFST 4
23673 #define TELEMETRY_CONFIG_METRICS_COLLECTOR_IP_LEN 16
23674 #define TELEMETRY_CONFIG_METRICS_COLLECTOR_IP_LBN 32
23675 #define TELEMETRY_CONFIG_METRICS_COLLECTOR_IP_WIDTH 128
23676 /* Collector Port number to which latency measurements are forwarded from the
23677  * adapter (as bytes in network order).
23678  */
23679 #define TELEMETRY_CONFIG_METRICS_COLLECTOR_PORT_OFST 20
23680 #define TELEMETRY_CONFIG_METRICS_COLLECTOR_PORT_LEN 2
23681 #define TELEMETRY_CONFIG_METRICS_COLLECTOR_PORT_LBN 160
23682 #define TELEMETRY_CONFIG_METRICS_COLLECTOR_PORT_WIDTH 16
23683 /* Unused - set to 0. */
23684 #define TELEMETRY_CONFIG_RESERVED2_OFST 22
23685 #define TELEMETRY_CONFIG_RESERVED2_LEN 2
23686 #define TELEMETRY_CONFIG_RESERVED2_LBN 176
23687 #define TELEMETRY_CONFIG_RESERVED2_WIDTH 16
23688 /* MAC address of the collector (as bytes in network order). */
23689 #define TELEMETRY_CONFIG_METRICS_COLLECTOR_MAC_ADDR_OFST 24
23690 #define TELEMETRY_CONFIG_METRICS_COLLECTOR_MAC_ADDR_LEN 6
23691 #define TELEMETRY_CONFIG_METRICS_COLLECTOR_MAC_ADDR_LBN 192
23692 #define TELEMETRY_CONFIG_METRICS_COLLECTOR_MAC_ADDR_WIDTH 48
23693 /* Maximum number of latency measurements to be made on a telemetry flow. */
23694 #define TELEMETRY_CONFIG_MAX_METRICS_COUNT_OFST 30
23695 #define TELEMETRY_CONFIG_MAX_METRICS_COUNT_LEN 2
23696 #define TELEMETRY_CONFIG_MAX_METRICS_COUNT_LBN 240
23697 #define TELEMETRY_CONFIG_MAX_METRICS_COUNT_WIDTH 16
23698 /* Maximum duration for which a telemetry flow is monitored (in millisecs). */
23699 #define TELEMETRY_CONFIG_MONITOR_TIMEOUT_MS_OFST 32
23700 #define TELEMETRY_CONFIG_MONITOR_TIMEOUT_MS_LEN 4
23701 #define TELEMETRY_CONFIG_MONITOR_TIMEOUT_MS_LBN 256
23702 #define TELEMETRY_CONFIG_MONITOR_TIMEOUT_MS_WIDTH 32
23703
23704
23705 /***********************************/
23706 /* MC_CMD_TELEMETRY_CONFIG
23707  * This top-level command includes various sub-opcodes that are used to apply
23708  * (and read-back) telemetry related configuration parameters on the NIC.
23709  * Reference - SF-120569-SW Telemetry Firmware Design.
23710  */
23711 #define MC_CMD_TELEMETRY_CONFIG 0x139
23712 #undef  MC_CMD_0x139_PRIVILEGE_CTG
23713
23714 #define MC_CMD_0x139_PRIVILEGE_CTG SRIOV_CTG_ADMIN
23715
23716 /* MC_CMD_TELEMETRY_CONFIG_IN msgrequest */
23717 #define MC_CMD_TELEMETRY_CONFIG_IN_LEN 4
23718 /* Telemetry configuration sub-operation code */
23719 #define MC_CMD_TELEMETRY_CONFIG_IN_OP_OFST 0
23720 #define MC_CMD_TELEMETRY_CONFIG_IN_OP_LEN 4
23721 /* enum: Configure parameters for telemetry measurements. */
23722 #define MC_CMD_TELEMETRY_CONFIG_OP_SET 0x1
23723 /* enum: Read current values of parameters for telemetry measurements. */
23724 #define MC_CMD_TELEMETRY_CONFIG_OP_GET 0x2
23725
23726 /* MC_CMD_TELEMETRY_CONFIG_IN_SET msgrequest: This command configures the
23727  * parameters necessary for tcp-latency measurements. The adapter adds a filter
23728  * for every new tcp flow seen in both tx and rx directions and tracks the
23729  * telemetry measurements related to the flow in a tracking table. Entries in
23730  * the tracking table live as long as N measurements are made on the flow or
23731  * the flow has been in the tracking table for the maximum configured duration.
23732  * Telemetry measurements in this command refer to tcp-latency measurements for
23733  * data-to-ack latency as well as data-to-data latency. All telemetry
23734  * measurements are bundled into a UDP packet and forwarded to a collector
23735  * whose IP address is configured using this command.
23736  */
23737 #define MC_CMD_TELEMETRY_CONFIG_IN_SET_LEN 40
23738 /* Telemetry configuration sub-operation code. Must be set to
23739  * MC_CMD_TELEMETRY_CONFIG_OP_SET.
23740  */
23741 #define MC_CMD_TELEMETRY_CONFIG_IN_SET_OP_OFST 0
23742 #define MC_CMD_TELEMETRY_CONFIG_IN_SET_OP_LEN 4
23743 /* struct of type TELEMETRY_CONFIG. */
23744 #define MC_CMD_TELEMETRY_CONFIG_IN_SET_PARAMETERS_OFST 4
23745 #define MC_CMD_TELEMETRY_CONFIG_IN_SET_PARAMETERS_LEN 36
23746
23747 /* MC_CMD_TELEMETRY_CONFIG_OUT_SET msgresponse */
23748 #define MC_CMD_TELEMETRY_CONFIG_OUT_SET_LEN 0
23749
23750 /* MC_CMD_TELEMETRY_CONFIG_IN_GET msgrequest: This command reads out the
23751  * current values of config parameters necessary for tcp-latency measurements.
23752  * See MC_CMD_TELEMETRY_SET_CONFIG for more information about the configuration
23753  * parameters.
23754  */
23755 #define MC_CMD_TELEMETRY_CONFIG_IN_GET_LEN 4
23756 /* Telemetry configuration sub-operation code. Must be set to
23757  * MC_CMD_TELEMETRY_CONFIG_OP_GET.
23758  */
23759 #define MC_CMD_TELEMETRY_CONFIG_IN_GET_OP_OFST 0
23760 #define MC_CMD_TELEMETRY_CONFIG_IN_GET_OP_LEN 4
23761
23762 /* MC_CMD_TELEMETRY_CONFIG_OUT_GET msgresponse */
23763 #define MC_CMD_TELEMETRY_CONFIG_OUT_GET_LEN 36
23764 /* struct of type TELEMETRY_CONFIG. */
23765 #define MC_CMD_TELEMETRY_CONFIG_OUT_GET_PARAMETERS_OFST 0
23766 #define MC_CMD_TELEMETRY_CONFIG_OUT_GET_PARAMETERS_LEN 36
23767
23768
23769 /***********************************/
23770 /* MC_CMD_GET_RX_PREFIX_ID
23771  * This command is part of the mechanism for configuring the format of the RX
23772  * packet prefix. It takes as input a bitmask of the fields the host would like
23773  * to be in the prefix. If the hardware supports RX prefixes with that
23774  * combination of fields, then this command returns a list of prefix-ids,
23775  * opaque identifiers suitable for use in the RX_PREFIX_ID field of a
23776  * MC_CMD_INIT_RXQ_V5_IN message. If the combination of fields is not
23777  * supported, returns ENOTSUP. If the firmware can't create any new prefix-ids
23778  * due to resource constraints, returns ENOSPC.
23779  */
23780 #define MC_CMD_GET_RX_PREFIX_ID 0x13b
23781 #undef  MC_CMD_0x13b_PRIVILEGE_CTG
23782
23783 #define MC_CMD_0x13b_PRIVILEGE_CTG SRIOV_CTG_GENERAL
23784
23785 /* MC_CMD_GET_RX_PREFIX_ID_IN msgrequest */
23786 #define MC_CMD_GET_RX_PREFIX_ID_IN_LEN 8
23787 /* Field bitmask. */
23788 #define MC_CMD_GET_RX_PREFIX_ID_IN_FIELDS_OFST 0
23789 #define MC_CMD_GET_RX_PREFIX_ID_IN_FIELDS_LEN 8
23790 #define MC_CMD_GET_RX_PREFIX_ID_IN_FIELDS_LO_OFST 0
23791 #define MC_CMD_GET_RX_PREFIX_ID_IN_FIELDS_HI_OFST 4
23792 #define MC_CMD_GET_RX_PREFIX_ID_IN_LENGTH_OFST 0
23793 #define MC_CMD_GET_RX_PREFIX_ID_IN_LENGTH_LBN 0
23794 #define MC_CMD_GET_RX_PREFIX_ID_IN_LENGTH_WIDTH 1
23795 #define MC_CMD_GET_RX_PREFIX_ID_IN_RSS_HASH_VALID_OFST 0
23796 #define MC_CMD_GET_RX_PREFIX_ID_IN_RSS_HASH_VALID_LBN 1
23797 #define MC_CMD_GET_RX_PREFIX_ID_IN_RSS_HASH_VALID_WIDTH 1
23798 #define MC_CMD_GET_RX_PREFIX_ID_IN_USER_FLAG_OFST 0
23799 #define MC_CMD_GET_RX_PREFIX_ID_IN_USER_FLAG_LBN 2
23800 #define MC_CMD_GET_RX_PREFIX_ID_IN_USER_FLAG_WIDTH 1
23801 #define MC_CMD_GET_RX_PREFIX_ID_IN_CLASS_OFST 0
23802 #define MC_CMD_GET_RX_PREFIX_ID_IN_CLASS_LBN 3
23803 #define MC_CMD_GET_RX_PREFIX_ID_IN_CLASS_WIDTH 1
23804 #define MC_CMD_GET_RX_PREFIX_ID_IN_PARTIAL_TSTAMP_OFST 0
23805 #define MC_CMD_GET_RX_PREFIX_ID_IN_PARTIAL_TSTAMP_LBN 4
23806 #define MC_CMD_GET_RX_PREFIX_ID_IN_PARTIAL_TSTAMP_WIDTH 1
23807 #define MC_CMD_GET_RX_PREFIX_ID_IN_RSS_HASH_OFST 0
23808 #define MC_CMD_GET_RX_PREFIX_ID_IN_RSS_HASH_LBN 5
23809 #define MC_CMD_GET_RX_PREFIX_ID_IN_RSS_HASH_WIDTH 1
23810 #define MC_CMD_GET_RX_PREFIX_ID_IN_USER_MARK_OFST 0
23811 #define MC_CMD_GET_RX_PREFIX_ID_IN_USER_MARK_LBN 6
23812 #define MC_CMD_GET_RX_PREFIX_ID_IN_USER_MARK_WIDTH 1
23813 #define MC_CMD_GET_RX_PREFIX_ID_IN_INGRESS_VPORT_OFST 0
23814 #define MC_CMD_GET_RX_PREFIX_ID_IN_INGRESS_VPORT_LBN 7
23815 #define MC_CMD_GET_RX_PREFIX_ID_IN_INGRESS_VPORT_WIDTH 1
23816 #define MC_CMD_GET_RX_PREFIX_ID_IN_CSUM_FRAME_OFST 0
23817 #define MC_CMD_GET_RX_PREFIX_ID_IN_CSUM_FRAME_LBN 8
23818 #define MC_CMD_GET_RX_PREFIX_ID_IN_CSUM_FRAME_WIDTH 1
23819 #define MC_CMD_GET_RX_PREFIX_ID_IN_VLAN_STRIP_TCI_OFST 0
23820 #define MC_CMD_GET_RX_PREFIX_ID_IN_VLAN_STRIP_TCI_LBN 9
23821 #define MC_CMD_GET_RX_PREFIX_ID_IN_VLAN_STRIP_TCI_WIDTH 1
23822
23823 /* MC_CMD_GET_RX_PREFIX_ID_OUT msgresponse */
23824 #define MC_CMD_GET_RX_PREFIX_ID_OUT_LENMIN 8
23825 #define MC_CMD_GET_RX_PREFIX_ID_OUT_LENMAX 252
23826 #define MC_CMD_GET_RX_PREFIX_ID_OUT_LENMAX_MCDI2 1020
23827 #define MC_CMD_GET_RX_PREFIX_ID_OUT_LEN(num) (4+4*(num))
23828 #define MC_CMD_GET_RX_PREFIX_ID_OUT_RX_PREFIX_ID_NUM(len) (((len)-4)/4)
23829 /* Number of prefix-ids returned */
23830 #define MC_CMD_GET_RX_PREFIX_ID_OUT_NUM_RX_PREFIX_IDS_OFST 0
23831 #define MC_CMD_GET_RX_PREFIX_ID_OUT_NUM_RX_PREFIX_IDS_LEN 4
23832 /* Opaque prefix identifiers which can be passed into MC_CMD_INIT_RXQ_V5 or
23833  * MC_CMD_QUERY_PREFIX_ID
23834  */
23835 #define MC_CMD_GET_RX_PREFIX_ID_OUT_RX_PREFIX_ID_OFST 4
23836 #define MC_CMD_GET_RX_PREFIX_ID_OUT_RX_PREFIX_ID_LEN 4
23837 #define MC_CMD_GET_RX_PREFIX_ID_OUT_RX_PREFIX_ID_MINNUM 1
23838 #define MC_CMD_GET_RX_PREFIX_ID_OUT_RX_PREFIX_ID_MAXNUM 62
23839 #define MC_CMD_GET_RX_PREFIX_ID_OUT_RX_PREFIX_ID_MAXNUM_MCDI2 254
23840
23841 /* RX_PREFIX_FIELD_INFO structuredef: Information about a single RX prefix
23842  * field
23843  */
23844 #define RX_PREFIX_FIELD_INFO_LEN 4
23845 /* The offset of the field from the start of the prefix, in bits */
23846 #define RX_PREFIX_FIELD_INFO_OFFSET_BITS_OFST 0
23847 #define RX_PREFIX_FIELD_INFO_OFFSET_BITS_LEN 2
23848 #define RX_PREFIX_FIELD_INFO_OFFSET_BITS_LBN 0
23849 #define RX_PREFIX_FIELD_INFO_OFFSET_BITS_WIDTH 16
23850 /* The width of the field, in bits */
23851 #define RX_PREFIX_FIELD_INFO_WIDTH_BITS_OFST 2
23852 #define RX_PREFIX_FIELD_INFO_WIDTH_BITS_LEN 1
23853 #define RX_PREFIX_FIELD_INFO_WIDTH_BITS_LBN 16
23854 #define RX_PREFIX_FIELD_INFO_WIDTH_BITS_WIDTH 8
23855 /* The type of the field. These enum values are in the same order as the fields
23856  * in the MC_CMD_GET_RX_PREFIX_ID_IN bitmask
23857  */
23858 #define RX_PREFIX_FIELD_INFO_TYPE_OFST 3
23859 #define RX_PREFIX_FIELD_INFO_TYPE_LEN 1
23860 #define RX_PREFIX_FIELD_INFO_LENGTH 0x0 /* enum */
23861 #define RX_PREFIX_FIELD_INFO_RSS_HASH_VALID 0x1 /* enum */
23862 #define RX_PREFIX_FIELD_INFO_USER_FLAG 0x2 /* enum */
23863 #define RX_PREFIX_FIELD_INFO_CLASS 0x3 /* enum */
23864 #define RX_PREFIX_FIELD_INFO_PARTIAL_TSTAMP 0x4 /* enum */
23865 #define RX_PREFIX_FIELD_INFO_RSS_HASH 0x5 /* enum */
23866 #define RX_PREFIX_FIELD_INFO_USER_MARK 0x6 /* enum */
23867 #define RX_PREFIX_FIELD_INFO_INGRESS_VPORT 0x7 /* enum */
23868 #define RX_PREFIX_FIELD_INFO_CSUM_FRAME 0x8 /* enum */
23869 #define RX_PREFIX_FIELD_INFO_VLAN_STRIP_TCI 0x9 /* enum */
23870 #define RX_PREFIX_FIELD_INFO_TYPE_LBN 24
23871 #define RX_PREFIX_FIELD_INFO_TYPE_WIDTH 8
23872
23873 /* RX_PREFIX_FIXED_RESPONSE structuredef: Information about an RX prefix in
23874  * which every field has a fixed offset and width
23875  */
23876 #define RX_PREFIX_FIXED_RESPONSE_LENMIN 4
23877 #define RX_PREFIX_FIXED_RESPONSE_LENMAX 252
23878 #define RX_PREFIX_FIXED_RESPONSE_LENMAX_MCDI2 1020
23879 #define RX_PREFIX_FIXED_RESPONSE_LEN(num) (4+4*(num))
23880 #define RX_PREFIX_FIXED_RESPONSE_FIELDS_NUM(len) (((len)-4)/4)
23881 /* Length of the RX prefix in bytes */
23882 #define RX_PREFIX_FIXED_RESPONSE_PREFIX_LENGTH_BYTES_OFST 0
23883 #define RX_PREFIX_FIXED_RESPONSE_PREFIX_LENGTH_BYTES_LEN 1
23884 #define RX_PREFIX_FIXED_RESPONSE_PREFIX_LENGTH_BYTES_LBN 0
23885 #define RX_PREFIX_FIXED_RESPONSE_PREFIX_LENGTH_BYTES_WIDTH 8
23886 /* Number of fields present in the prefix */
23887 #define RX_PREFIX_FIXED_RESPONSE_FIELD_COUNT_OFST 1
23888 #define RX_PREFIX_FIXED_RESPONSE_FIELD_COUNT_LEN 1
23889 #define RX_PREFIX_FIXED_RESPONSE_FIELD_COUNT_LBN 8
23890 #define RX_PREFIX_FIXED_RESPONSE_FIELD_COUNT_WIDTH 8
23891 #define RX_PREFIX_FIXED_RESPONSE_RESERVED_OFST 2
23892 #define RX_PREFIX_FIXED_RESPONSE_RESERVED_LEN 2
23893 #define RX_PREFIX_FIXED_RESPONSE_RESERVED_LBN 16
23894 #define RX_PREFIX_FIXED_RESPONSE_RESERVED_WIDTH 16
23895 /* Array of RX_PREFIX_FIELD_INFO structures, of length FIELD_COUNT */
23896 #define RX_PREFIX_FIXED_RESPONSE_FIELDS_OFST 4
23897 #define RX_PREFIX_FIXED_RESPONSE_FIELDS_LEN 4
23898 #define RX_PREFIX_FIXED_RESPONSE_FIELDS_MINNUM 0
23899 #define RX_PREFIX_FIXED_RESPONSE_FIELDS_MAXNUM 62
23900 #define RX_PREFIX_FIXED_RESPONSE_FIELDS_MAXNUM_MCDI2 254
23901 #define RX_PREFIX_FIXED_RESPONSE_FIELDS_LBN 32
23902 #define RX_PREFIX_FIXED_RESPONSE_FIELDS_WIDTH 32
23903
23904
23905 /***********************************/
23906 /* MC_CMD_QUERY_RX_PREFIX_ID
23907  * This command takes an RX prefix id (obtained from MC_CMD_GET_RX_PREFIX_ID)
23908  * and returns a description of the RX prefix of packets delievered to an RXQ
23909  * created with that prefix id
23910  */
23911 #define MC_CMD_QUERY_RX_PREFIX_ID 0x13c
23912 #undef  MC_CMD_0x13c_PRIVILEGE_CTG
23913
23914 #define MC_CMD_0x13c_PRIVILEGE_CTG SRIOV_CTG_GENERAL
23915
23916 /* MC_CMD_QUERY_RX_PREFIX_ID_IN msgrequest */
23917 #define MC_CMD_QUERY_RX_PREFIX_ID_IN_LEN 4
23918 /* Prefix id to query */
23919 #define MC_CMD_QUERY_RX_PREFIX_ID_IN_RX_PREFIX_ID_OFST 0
23920 #define MC_CMD_QUERY_RX_PREFIX_ID_IN_RX_PREFIX_ID_LEN 4
23921
23922 /* MC_CMD_QUERY_RX_PREFIX_ID_OUT msgresponse */
23923 #define MC_CMD_QUERY_RX_PREFIX_ID_OUT_LENMIN 4
23924 #define MC_CMD_QUERY_RX_PREFIX_ID_OUT_LENMAX 252
23925 #define MC_CMD_QUERY_RX_PREFIX_ID_OUT_LENMAX_MCDI2 1020
23926 #define MC_CMD_QUERY_RX_PREFIX_ID_OUT_LEN(num) (4+1*(num))
23927 #define MC_CMD_QUERY_RX_PREFIX_ID_OUT_RESPONSE_NUM(len) (((len)-4)/1)
23928 /* An enum describing the structure of this response. */
23929 #define MC_CMD_QUERY_RX_PREFIX_ID_OUT_RESPONSE_TYPE_OFST 0
23930 #define MC_CMD_QUERY_RX_PREFIX_ID_OUT_RESPONSE_TYPE_LEN 1
23931 /* enum: The response is of format RX_PREFIX_FIXED_RESPONSE */
23932 #define MC_CMD_QUERY_RX_PREFIX_ID_OUT_RESPONSE_TYPE_FIXED 0x0
23933 #define MC_CMD_QUERY_RX_PREFIX_ID_OUT_RESERVED_OFST 1
23934 #define MC_CMD_QUERY_RX_PREFIX_ID_OUT_RESERVED_LEN 3
23935 /* The response. Its format is as defined by the RESPONSE_TYPE value */
23936 #define MC_CMD_QUERY_RX_PREFIX_ID_OUT_RESPONSE_OFST 4
23937 #define MC_CMD_QUERY_RX_PREFIX_ID_OUT_RESPONSE_LEN 1
23938 #define MC_CMD_QUERY_RX_PREFIX_ID_OUT_RESPONSE_MINNUM 0
23939 #define MC_CMD_QUERY_RX_PREFIX_ID_OUT_RESPONSE_MAXNUM 248
23940 #define MC_CMD_QUERY_RX_PREFIX_ID_OUT_RESPONSE_MAXNUM_MCDI2 1016
23941
23942
23943 /***********************************/
23944 /* MC_CMD_BUNDLE
23945  * A command to perform various bundle-related operations on insecure cards.
23946  */
23947 #define MC_CMD_BUNDLE 0x13d
23948 #undef  MC_CMD_0x13d_PRIVILEGE_CTG
23949
23950 #define MC_CMD_0x13d_PRIVILEGE_CTG SRIOV_CTG_INSECURE
23951
23952 /* MC_CMD_BUNDLE_IN msgrequest */
23953 #define MC_CMD_BUNDLE_IN_LEN 4
23954 /* Sub-command code */
23955 #define MC_CMD_BUNDLE_IN_OP_OFST 0
23956 #define MC_CMD_BUNDLE_IN_OP_LEN 4
23957 /* enum: Get the current host access mode set on component partitions. */
23958 #define MC_CMD_BUNDLE_IN_OP_COMPONENT_ACCESS_GET 0x0
23959 /* enum: Set the host access mode set on component partitions. */
23960 #define MC_CMD_BUNDLE_IN_OP_COMPONENT_ACCESS_SET 0x1
23961
23962 /* MC_CMD_BUNDLE_OP_COMPONENT_ACCESS_GET_IN msgrequest: Retrieve the current
23963  * access mode on component partitions such as MC_FIRMWARE, SUC_FIRMWARE and
23964  * EXPANSION_UEFI. This command only works on engineering (insecure) cards. On
23965  * secure adapters, this command returns MC_CMD_ERR_EPERM.
23966  */
23967 #define MC_CMD_BUNDLE_OP_COMPONENT_ACCESS_GET_IN_LEN 4
23968 /* Sub-command code. Must be OP_COMPONENT_ACCESS_GET. */
23969 #define MC_CMD_BUNDLE_OP_COMPONENT_ACCESS_GET_IN_OP_OFST 0
23970 #define MC_CMD_BUNDLE_OP_COMPONENT_ACCESS_GET_IN_OP_LEN 4
23971
23972 /* MC_CMD_BUNDLE_OP_COMPONENT_ACCESS_GET_OUT msgresponse: Returns the access
23973  * control mode.
23974  */
23975 #define MC_CMD_BUNDLE_OP_COMPONENT_ACCESS_GET_OUT_LEN 4
23976 /* Access mode of component partitions. */
23977 #define MC_CMD_BUNDLE_OP_COMPONENT_ACCESS_GET_OUT_ACCESS_MODE_OFST 0
23978 #define MC_CMD_BUNDLE_OP_COMPONENT_ACCESS_GET_OUT_ACCESS_MODE_LEN 4
23979 /* enum: Component partitions are read-only from the host. */
23980 #define MC_CMD_BUNDLE_COMPONENTS_READ_ONLY 0x0
23981 /* enum: Component partitions can read read-from written-to by the host. */
23982 #define MC_CMD_BUNDLE_COMPONENTS_READ_WRITE 0x1
23983
23984 /* MC_CMD_BUNDLE_OP_COMPONENT_ACCESS_SET_IN msgrequest: The component
23985  * partitions such as MC_FIRMWARE, SUC_FIRMWARE, EXPANSION_UEFI are set as
23986  * read-only on firmware built with bundle support. This command marks these
23987  * partitions as read/writeable. The access status set by this command does not
23988  * persist across MC reboots. This command only works on engineering (insecure)
23989  * cards. On secure adapters, this command returns MC_CMD_ERR_EPERM.
23990  */
23991 #define MC_CMD_BUNDLE_OP_COMPONENT_ACCESS_SET_IN_LEN 8
23992 /* Sub-command code. Must be OP_COMPONENT_ACCESS_SET. */
23993 #define MC_CMD_BUNDLE_OP_COMPONENT_ACCESS_SET_IN_OP_OFST 0
23994 #define MC_CMD_BUNDLE_OP_COMPONENT_ACCESS_SET_IN_OP_LEN 4
23995 /* Access mode of component partitions. */
23996 #define MC_CMD_BUNDLE_OP_COMPONENT_ACCESS_SET_IN_ACCESS_MODE_OFST 4
23997 #define MC_CMD_BUNDLE_OP_COMPONENT_ACCESS_SET_IN_ACCESS_MODE_LEN 4
23998 /*            Enum values, see field(s): */
23999 /*               MC_CMD_BUNDLE_OP_COMPONENT_ACCESS_GET_OUT/ACCESS_MODE */
24000
24001 /* MC_CMD_BUNDLE_OP_COMPONENT_ACCESS_SET_OUT msgresponse */
24002 #define MC_CMD_BUNDLE_OP_COMPONENT_ACCESS_SET_OUT_LEN 0
24003
24004
24005 /***********************************/
24006 /* MC_CMD_GET_VPD
24007  * Read all VPD starting from a given address
24008  */
24009 #define MC_CMD_GET_VPD 0x165
24010 #undef  MC_CMD_0x165_PRIVILEGE_CTG
24011
24012 #define MC_CMD_0x165_PRIVILEGE_CTG SRIOV_CTG_GENERAL
24013
24014 /* MC_CMD_GET_VPD_IN msgresponse */
24015 #define MC_CMD_GET_VPD_IN_LEN 4
24016 /* VPD address to start from. In case VPD is longer than MCDI buffer
24017  * (unlikely), user can make multiple calls with different starting addresses.
24018  */
24019 #define MC_CMD_GET_VPD_IN_ADDR_OFST 0
24020 #define MC_CMD_GET_VPD_IN_ADDR_LEN 4
24021
24022 /* MC_CMD_GET_VPD_OUT msgresponse */
24023 #define MC_CMD_GET_VPD_OUT_LENMIN 0
24024 #define MC_CMD_GET_VPD_OUT_LENMAX 252
24025 #define MC_CMD_GET_VPD_OUT_LENMAX_MCDI2 1020
24026 #define MC_CMD_GET_VPD_OUT_LEN(num) (0+1*(num))
24027 #define MC_CMD_GET_VPD_OUT_DATA_NUM(len) (((len)-0)/1)
24028 /* VPD data returned. */
24029 #define MC_CMD_GET_VPD_OUT_DATA_OFST 0
24030 #define MC_CMD_GET_VPD_OUT_DATA_LEN 1
24031 #define MC_CMD_GET_VPD_OUT_DATA_MINNUM 0
24032 #define MC_CMD_GET_VPD_OUT_DATA_MAXNUM 252
24033 #define MC_CMD_GET_VPD_OUT_DATA_MAXNUM_MCDI2 1020
24034
24035
24036 /***********************************/
24037 /* MC_CMD_GET_NCSI_INFO
24038  * Provide information about the NC-SI stack
24039  */
24040 #define MC_CMD_GET_NCSI_INFO 0x167
24041 #undef  MC_CMD_0x167_PRIVILEGE_CTG
24042
24043 #define MC_CMD_0x167_PRIVILEGE_CTG SRIOV_CTG_GENERAL
24044
24045 /* MC_CMD_GET_NCSI_INFO_IN msgrequest */
24046 #define MC_CMD_GET_NCSI_INFO_IN_LEN 8
24047 /* Operation to be performed */
24048 #define MC_CMD_GET_NCSI_INFO_IN_OP_OFST 0
24049 #define MC_CMD_GET_NCSI_INFO_IN_OP_LEN 4
24050 /* enum: Information on the link settings. */
24051 #define MC_CMD_GET_NCSI_INFO_IN_OP_LINK 0x0
24052 /* enum: Statistics associated with the channel */
24053 #define MC_CMD_GET_NCSI_INFO_IN_OP_STATISTICS 0x1
24054 /* The NC-SI channel on which the operation is to be performed */
24055 #define MC_CMD_GET_NCSI_INFO_IN_CHANNEL_OFST 4
24056 #define MC_CMD_GET_NCSI_INFO_IN_CHANNEL_LEN 4
24057
24058 /* MC_CMD_GET_NCSI_INFO_LINK_OUT msgresponse */
24059 #define MC_CMD_GET_NCSI_INFO_LINK_OUT_LEN 12
24060 /* Settings as received from BMC. */
24061 #define MC_CMD_GET_NCSI_INFO_LINK_OUT_SETTINGS_OFST 0
24062 #define MC_CMD_GET_NCSI_INFO_LINK_OUT_SETTINGS_LEN 4
24063 /* Advertised capabilities applied to channel. */
24064 #define MC_CMD_GET_NCSI_INFO_LINK_OUT_ADV_CAP_OFST 4
24065 #define MC_CMD_GET_NCSI_INFO_LINK_OUT_ADV_CAP_LEN 4
24066 /* General status */
24067 #define MC_CMD_GET_NCSI_INFO_LINK_OUT_STATUS_OFST 8
24068 #define MC_CMD_GET_NCSI_INFO_LINK_OUT_STATUS_LEN 4
24069 #define MC_CMD_GET_NCSI_INFO_LINK_OUT_STATE_OFST 8
24070 #define MC_CMD_GET_NCSI_INFO_LINK_OUT_STATE_LBN 0
24071 #define MC_CMD_GET_NCSI_INFO_LINK_OUT_STATE_WIDTH 2
24072 #define MC_CMD_GET_NCSI_INFO_LINK_OUT_ENABLE_OFST 8
24073 #define MC_CMD_GET_NCSI_INFO_LINK_OUT_ENABLE_LBN 2
24074 #define MC_CMD_GET_NCSI_INFO_LINK_OUT_ENABLE_WIDTH 1
24075 #define MC_CMD_GET_NCSI_INFO_LINK_OUT_NETWORK_TX_OFST 8
24076 #define MC_CMD_GET_NCSI_INFO_LINK_OUT_NETWORK_TX_LBN 3
24077 #define MC_CMD_GET_NCSI_INFO_LINK_OUT_NETWORK_TX_WIDTH 1
24078 #define MC_CMD_GET_NCSI_INFO_LINK_OUT_ATTACHED_OFST 8
24079 #define MC_CMD_GET_NCSI_INFO_LINK_OUT_ATTACHED_LBN 4
24080 #define MC_CMD_GET_NCSI_INFO_LINK_OUT_ATTACHED_WIDTH 1
24081
24082 /* MC_CMD_GET_NCSI_INFO_STATISTICS_OUT msgresponse */
24083 #define MC_CMD_GET_NCSI_INFO_STATISTICS_OUT_LEN 28
24084 /* The number of NC-SI commands received. */
24085 #define MC_CMD_GET_NCSI_INFO_STATISTICS_OUT_NCSI_CMDS_RX_OFST 0
24086 #define MC_CMD_GET_NCSI_INFO_STATISTICS_OUT_NCSI_CMDS_RX_LEN 4
24087 /* The number of NC-SI commands dropped. */
24088 #define MC_CMD_GET_NCSI_INFO_STATISTICS_OUT_NCSI_PKTS_DROPPED_OFST 4
24089 #define MC_CMD_GET_NCSI_INFO_STATISTICS_OUT_NCSI_PKTS_DROPPED_LEN 4
24090 /* The number of invalid NC-SI commands received. */
24091 #define MC_CMD_GET_NCSI_INFO_STATISTICS_OUT_NCSI_CMD_TYPE_ERRS_OFST 8
24092 #define MC_CMD_GET_NCSI_INFO_STATISTICS_OUT_NCSI_CMD_TYPE_ERRS_LEN 4
24093 /* The number of checksum errors seen. */
24094 #define MC_CMD_GET_NCSI_INFO_STATISTICS_OUT_NCSI_CMD_CSUM_ERRS_OFST 12
24095 #define MC_CMD_GET_NCSI_INFO_STATISTICS_OUT_NCSI_CMD_CSUM_ERRS_LEN 4
24096 /* The number of NC-SI requests received. */
24097 #define MC_CMD_GET_NCSI_INFO_STATISTICS_OUT_NCSI_RX_PKTS_OFST 16
24098 #define MC_CMD_GET_NCSI_INFO_STATISTICS_OUT_NCSI_RX_PKTS_LEN 4
24099 /* The number of NC-SI responses sent (includes AENs) */
24100 #define MC_CMD_GET_NCSI_INFO_STATISTICS_OUT_NCSI_TX_PKTS_OFST 20
24101 #define MC_CMD_GET_NCSI_INFO_STATISTICS_OUT_NCSI_TX_PKTS_LEN 4
24102 /* The number of NC-SI AENs sent */
24103 #define MC_CMD_GET_NCSI_INFO_STATISTICS_OUT_AENS_SENT_OFST 24
24104 #define MC_CMD_GET_NCSI_INFO_STATISTICS_OUT_AENS_SENT_LEN 4
24105
24106
24107 /***********************************/
24108 /* MC_CMD_FIRMWARE_SET_LOCKDOWN
24109  * System lockdown, when enabled firmware updates are blocked.
24110  */
24111 #define MC_CMD_FIRMWARE_SET_LOCKDOWN 0x16f
24112 #undef  MC_CMD_0x16f_PRIVILEGE_CTG
24113
24114 #define MC_CMD_0x16f_PRIVILEGE_CTG SRIOV_CTG_ADMIN
24115
24116 /* MC_CMD_FIRMWARE_SET_LOCKDOWN_IN msgrequest: This MCDI command is to enable
24117  * only because lockdown can only be disabled by a PMCI command or a cold reset
24118  * of the system.
24119  */
24120 #define MC_CMD_FIRMWARE_SET_LOCKDOWN_IN_LEN 0
24121
24122 /* MC_CMD_FIRMWARE_SET_LOCKDOWN_OUT msgresponse */
24123 #define MC_CMD_FIRMWARE_SET_LOCKDOWN_OUT_LEN 0
24124
24125
24126 /***********************************/
24127 /* MC_CMD_GET_TEST_FEATURES
24128  * This command returns device details knowledge of which may be required by
24129  * test infrastructure. Although safe, it is not intended to be used by
24130  * production drivers, and the structure returned intentionally has no public
24131  * documentation.
24132  */
24133 #define MC_CMD_GET_TEST_FEATURES 0x1ac
24134 #undef  MC_CMD_0x1ac_PRIVILEGE_CTG
24135
24136 #define MC_CMD_0x1ac_PRIVILEGE_CTG SRIOV_CTG_GENERAL
24137
24138 /* MC_CMD_GET_TEST_FEATURES_IN msgrequest: Request test features. */
24139 #define MC_CMD_GET_TEST_FEATURES_IN_LEN 0
24140
24141 /* MC_CMD_GET_TEST_FEATURE_OUT msgresponse */
24142 #define MC_CMD_GET_TEST_FEATURE_OUT_LENMIN 4
24143 #define MC_CMD_GET_TEST_FEATURE_OUT_LENMAX 252
24144 #define MC_CMD_GET_TEST_FEATURE_OUT_LENMAX_MCDI2 1020
24145 #define MC_CMD_GET_TEST_FEATURE_OUT_LEN(num) (0+4*(num))
24146 #define MC_CMD_GET_TEST_FEATURE_OUT_TEST_FEATURES_NUM(len) (((len)-0)/4)
24147 /* Test-specific NIC information. Production drivers must treat this as opaque.
24148  * The layout is defined in the private TEST_FEATURES_LAYOUT structure.
24149  */
24150 #define MC_CMD_GET_TEST_FEATURE_OUT_TEST_FEATURES_OFST 0
24151 #define MC_CMD_GET_TEST_FEATURE_OUT_TEST_FEATURES_LEN 4
24152 #define MC_CMD_GET_TEST_FEATURE_OUT_TEST_FEATURES_MINNUM 1
24153 #define MC_CMD_GET_TEST_FEATURE_OUT_TEST_FEATURES_MAXNUM 63
24154 #define MC_CMD_GET_TEST_FEATURE_OUT_TEST_FEATURES_MAXNUM_MCDI2 255
24155
24156 /* CLOCK_INFO structuredef: Information about a single hardware clock */
24157 #define CLOCK_INFO_LEN 28
24158 /* Enumeration that uniquely identifies the clock */
24159 #define CLOCK_INFO_CLOCK_ID_OFST 0
24160 #define CLOCK_INFO_CLOCK_ID_LEN 2
24161 /* enum: The Riverhead CMC (card MC) */
24162 #define CLOCK_INFO_CLOCK_CMC 0x0
24163 /* enum: The Riverhead NMC (network MC) */
24164 #define CLOCK_INFO_CLOCK_NMC 0x1
24165 /* enum: The Riverhead SDNET slice main logic */
24166 #define CLOCK_INFO_CLOCK_SDNET 0x2
24167 /* enum: The Riverhead SDNET LUT */
24168 #define CLOCK_INFO_CLOCK_SDNET_LUT 0x3
24169 /* enum: The Riverhead SDNET control logic */
24170 #define CLOCK_INFO_CLOCK_SDNET_CTRL 0x4
24171 /* enum: The Riverhead Streaming SubSystem */
24172 #define CLOCK_INFO_CLOCK_SSS 0x5
24173 /* enum: The Riverhead network MAC and associated CSR registers */
24174 #define CLOCK_INFO_CLOCK_MAC 0x6
24175 #define CLOCK_INFO_CLOCK_ID_LBN 0
24176 #define CLOCK_INFO_CLOCK_ID_WIDTH 16
24177 /* Assorted flags */
24178 #define CLOCK_INFO_FLAGS_OFST 2
24179 #define CLOCK_INFO_FLAGS_LEN 2
24180 #define CLOCK_INFO_SETTABLE_OFST 2
24181 #define CLOCK_INFO_SETTABLE_LBN 0
24182 #define CLOCK_INFO_SETTABLE_WIDTH 1
24183 #define CLOCK_INFO_FLAGS_LBN 16
24184 #define CLOCK_INFO_FLAGS_WIDTH 16
24185 /* The frequency in HZ */
24186 #define CLOCK_INFO_FREQUENCY_OFST 4
24187 #define CLOCK_INFO_FREQUENCY_LEN 8
24188 #define CLOCK_INFO_FREQUENCY_LO_OFST 4
24189 #define CLOCK_INFO_FREQUENCY_HI_OFST 8
24190 #define CLOCK_INFO_FREQUENCY_LBN 32
24191 #define CLOCK_INFO_FREQUENCY_WIDTH 64
24192 /* Human-readable ASCII name for clock, with NUL termination */
24193 #define CLOCK_INFO_NAME_OFST 12
24194 #define CLOCK_INFO_NAME_LEN 1
24195 #define CLOCK_INFO_NAME_NUM 16
24196 #define CLOCK_INFO_NAME_LBN 96
24197 #define CLOCK_INFO_NAME_WIDTH 8
24198
24199
24200 /***********************************/
24201 /* MC_CMD_GET_CLOCKS_INFO
24202  * Get information about the device clocks
24203  */
24204 #define MC_CMD_GET_CLOCKS_INFO 0x166
24205 #undef  MC_CMD_0x166_PRIVILEGE_CTG
24206
24207 #define MC_CMD_0x166_PRIVILEGE_CTG SRIOV_CTG_GENERAL
24208
24209 /* MC_CMD_GET_CLOCKS_INFO_IN msgrequest */
24210 #define MC_CMD_GET_CLOCKS_INFO_IN_LEN 0
24211
24212 /* MC_CMD_GET_CLOCKS_INFO_OUT msgresponse */
24213 #define MC_CMD_GET_CLOCKS_INFO_OUT_LENMIN 0
24214 #define MC_CMD_GET_CLOCKS_INFO_OUT_LENMAX 252
24215 #define MC_CMD_GET_CLOCKS_INFO_OUT_LENMAX_MCDI2 1008
24216 #define MC_CMD_GET_CLOCKS_INFO_OUT_LEN(num) (0+28*(num))
24217 #define MC_CMD_GET_CLOCKS_INFO_OUT_INFOS_NUM(len) (((len)-0)/28)
24218 /* An array of CLOCK_INFO structures. */
24219 #define MC_CMD_GET_CLOCKS_INFO_OUT_INFOS_OFST 0
24220 #define MC_CMD_GET_CLOCKS_INFO_OUT_INFOS_LEN 28
24221 #define MC_CMD_GET_CLOCKS_INFO_OUT_INFOS_MINNUM 0
24222 #define MC_CMD_GET_CLOCKS_INFO_OUT_INFOS_MAXNUM 9
24223 #define MC_CMD_GET_CLOCKS_INFO_OUT_INFOS_MAXNUM_MCDI2 36
24224
24225
24226 /***********************************/
24227 /* MC_CMD_VNIC_ENCAP_RULE_ADD
24228  * Add a rule for detecting encapsulations in the VNIC stage. Currently this
24229  * only affects checksum validation in VNIC RX - on TX the send descriptor
24230  * explicitly specifies encapsulation. These rules are per-VNIC, i.e. only
24231  * apply to the current driver. If a rule matches, then the packet is
24232  * considered to have the corresponding encapsulation type, and the inner
24233  * packet is parsed. It is up to the driver to ensure that overlapping rules
24234  * are not inserted. (If a packet would match multiple rules, a random one of
24235  * them will be used.) A rule with the exact same match criteria may not be
24236  * inserted twice (EALREADY). Only a limited number MATCH_FLAGS values are
24237  * supported, use MC_CMD_GET_PARSER_DISP_INFO with OP
24238  * OP_GET_SUPPORTED_VNIC_ENCAP_RULE_MATCHES to get a list of supported
24239  * combinations. Each driver may only have a limited set of active rules -
24240  * returns ENOSPC if the caller's table is full.
24241  */
24242 #define MC_CMD_VNIC_ENCAP_RULE_ADD 0x16d
24243 #undef  MC_CMD_0x16d_PRIVILEGE_CTG
24244
24245 #define MC_CMD_0x16d_PRIVILEGE_CTG SRIOV_CTG_GENERAL
24246
24247 /* MC_CMD_VNIC_ENCAP_RULE_ADD_IN msgrequest */
24248 #define MC_CMD_VNIC_ENCAP_RULE_ADD_IN_LEN 36
24249 /* Set to MAE_MPORT_SELECTOR_ASSIGNED. In the future this may be relaxed. */
24250 #define MC_CMD_VNIC_ENCAP_RULE_ADD_IN_MPORT_SELECTOR_OFST 0
24251 #define MC_CMD_VNIC_ENCAP_RULE_ADD_IN_MPORT_SELECTOR_LEN 4
24252 /* Any non-zero bits other than the ones named below or an unsupported
24253  * combination will cause the NIC to return EOPNOTSUPP. In the future more
24254  * flags may be added.
24255  */
24256 #define MC_CMD_VNIC_ENCAP_RULE_ADD_IN_MATCH_FLAGS_OFST 4
24257 #define MC_CMD_VNIC_ENCAP_RULE_ADD_IN_MATCH_FLAGS_LEN 4
24258 #define MC_CMD_VNIC_ENCAP_RULE_ADD_IN_MATCH_ETHER_TYPE_OFST 4
24259 #define MC_CMD_VNIC_ENCAP_RULE_ADD_IN_MATCH_ETHER_TYPE_LBN 0
24260 #define MC_CMD_VNIC_ENCAP_RULE_ADD_IN_MATCH_ETHER_TYPE_WIDTH 1
24261 #define MC_CMD_VNIC_ENCAP_RULE_ADD_IN_MATCH_OUTER_VLAN_OFST 4
24262 #define MC_CMD_VNIC_ENCAP_RULE_ADD_IN_MATCH_OUTER_VLAN_LBN 1
24263 #define MC_CMD_VNIC_ENCAP_RULE_ADD_IN_MATCH_OUTER_VLAN_WIDTH 1
24264 #define MC_CMD_VNIC_ENCAP_RULE_ADD_IN_MATCH_DST_IP_OFST 4
24265 #define MC_CMD_VNIC_ENCAP_RULE_ADD_IN_MATCH_DST_IP_LBN 2
24266 #define MC_CMD_VNIC_ENCAP_RULE_ADD_IN_MATCH_DST_IP_WIDTH 1
24267 #define MC_CMD_VNIC_ENCAP_RULE_ADD_IN_MATCH_IP_PROTO_OFST 4
24268 #define MC_CMD_VNIC_ENCAP_RULE_ADD_IN_MATCH_IP_PROTO_LBN 3
24269 #define MC_CMD_VNIC_ENCAP_RULE_ADD_IN_MATCH_IP_PROTO_WIDTH 1
24270 #define MC_CMD_VNIC_ENCAP_RULE_ADD_IN_MATCH_DST_PORT_OFST 4
24271 #define MC_CMD_VNIC_ENCAP_RULE_ADD_IN_MATCH_DST_PORT_LBN 4
24272 #define MC_CMD_VNIC_ENCAP_RULE_ADD_IN_MATCH_DST_PORT_WIDTH 1
24273 /* Only if MATCH_ETHER_TYPE is set. Ethertype value as bytes in network order.
24274  * Currently only IPv4 (0x0800) and IPv6 (0x86DD) ethertypes may be used.
24275  */
24276 #define MC_CMD_VNIC_ENCAP_RULE_ADD_IN_ETHER_TYPE_OFST 8
24277 #define MC_CMD_VNIC_ENCAP_RULE_ADD_IN_ETHER_TYPE_LEN 2
24278 /* Only if MATCH_OUTER_VLAN is set. VID value as bytes in network order.
24279  * (Deprecated)
24280  */
24281 #define MC_CMD_VNIC_ENCAP_RULE_ADD_IN_OUTER_VLAN_LBN 80
24282 #define MC_CMD_VNIC_ENCAP_RULE_ADD_IN_OUTER_VLAN_WIDTH 12
24283 /* Only if MATCH_OUTER_VLAN is set. Aligned wrapper for OUTER_VLAN_VID. */
24284 #define MC_CMD_VNIC_ENCAP_RULE_ADD_IN_OUTER_VLAN_WORD_OFST 10
24285 #define MC_CMD_VNIC_ENCAP_RULE_ADD_IN_OUTER_VLAN_WORD_LEN 2
24286 #define MC_CMD_VNIC_ENCAP_RULE_ADD_IN_OUTER_VLAN_VID_OFST 10
24287 #define MC_CMD_VNIC_ENCAP_RULE_ADD_IN_OUTER_VLAN_VID_LBN 0
24288 #define MC_CMD_VNIC_ENCAP_RULE_ADD_IN_OUTER_VLAN_VID_WIDTH 12
24289 /* Only if MATCH_DST_IP is set. IP address as bytes in network order. In the
24290  * case of IPv4, the IP should be in the first 4 bytes and all other bytes
24291  * should be zero.
24292  */
24293 #define MC_CMD_VNIC_ENCAP_RULE_ADD_IN_DST_IP_OFST 12
24294 #define MC_CMD_VNIC_ENCAP_RULE_ADD_IN_DST_IP_LEN 16
24295 /* Only if MATCH_IP_PROTO is set. Currently only UDP proto (17) may be used. */
24296 #define MC_CMD_VNIC_ENCAP_RULE_ADD_IN_IP_PROTO_OFST 28
24297 #define MC_CMD_VNIC_ENCAP_RULE_ADD_IN_IP_PROTO_LEN 1
24298 /* Actions that should be applied to packets match the rule. */
24299 #define MC_CMD_VNIC_ENCAP_RULE_ADD_IN_ACTION_FLAGS_OFST 29
24300 #define MC_CMD_VNIC_ENCAP_RULE_ADD_IN_ACTION_FLAGS_LEN 1
24301 #define MC_CMD_VNIC_ENCAP_RULE_ADD_IN_STRIP_OUTER_VLAN_OFST 29
24302 #define MC_CMD_VNIC_ENCAP_RULE_ADD_IN_STRIP_OUTER_VLAN_LBN 0
24303 #define MC_CMD_VNIC_ENCAP_RULE_ADD_IN_STRIP_OUTER_VLAN_WIDTH 1
24304 /* Only if MATCH_DST_PORT is set. Port number as bytes in network order. */
24305 #define MC_CMD_VNIC_ENCAP_RULE_ADD_IN_DST_PORT_OFST 30
24306 #define MC_CMD_VNIC_ENCAP_RULE_ADD_IN_DST_PORT_LEN 2
24307 /* Resulting encapsulation type, as per MAE_MCDI_ENCAP_TYPE enumeration. */
24308 #define MC_CMD_VNIC_ENCAP_RULE_ADD_IN_ENCAP_TYPE_OFST 32
24309 #define MC_CMD_VNIC_ENCAP_RULE_ADD_IN_ENCAP_TYPE_LEN 4
24310
24311 /* MC_CMD_VNIC_ENCAP_RULE_ADD_OUT msgresponse */
24312 #define MC_CMD_VNIC_ENCAP_RULE_ADD_OUT_LEN 4
24313 /* Handle to inserted rule. Used for removing the rule. */
24314 #define MC_CMD_VNIC_ENCAP_RULE_ADD_OUT_HANDLE_OFST 0
24315 #define MC_CMD_VNIC_ENCAP_RULE_ADD_OUT_HANDLE_LEN 4
24316
24317
24318 /***********************************/
24319 /* MC_CMD_VNIC_ENCAP_RULE_REMOVE
24320  * Remove a VNIC encapsulation rule. Packets which would have previously
24321  * matched the rule will then be considered as unencapsulated. Returns EALREADY
24322  * if the input HANDLE doesn't correspond to an existing rule.
24323  */
24324 #define MC_CMD_VNIC_ENCAP_RULE_REMOVE 0x16e
24325 #undef  MC_CMD_0x16e_PRIVILEGE_CTG
24326
24327 #define MC_CMD_0x16e_PRIVILEGE_CTG SRIOV_CTG_GENERAL
24328
24329 /* MC_CMD_VNIC_ENCAP_RULE_REMOVE_IN msgrequest */
24330 #define MC_CMD_VNIC_ENCAP_RULE_REMOVE_IN_LEN 4
24331 /* Handle which was returned by MC_CMD_VNIC_ENCAP_RULE_ADD. */
24332 #define MC_CMD_VNIC_ENCAP_RULE_REMOVE_IN_HANDLE_OFST 0
24333 #define MC_CMD_VNIC_ENCAP_RULE_REMOVE_IN_HANDLE_LEN 4
24334
24335 /* MC_CMD_VNIC_ENCAP_RULE_REMOVE_OUT msgresponse */
24336 #define MC_CMD_VNIC_ENCAP_RULE_REMOVE_OUT_LEN 0
24337
24338 /* UUID structuredef: An RFC4122 standard UUID. The values here are stored in
24339  * the endianness specified by the RFC; users should ignore the broken-out
24340  * fields and instead do straight memory copies to ensure correct ordering.
24341  */
24342 #define UUID_LEN 16
24343 #define UUID_TIME_LOW_OFST 0
24344 #define UUID_TIME_LOW_LEN 4
24345 #define UUID_TIME_LOW_LBN 0
24346 #define UUID_TIME_LOW_WIDTH 32
24347 #define UUID_TIME_MID_OFST 4
24348 #define UUID_TIME_MID_LEN 2
24349 #define UUID_TIME_MID_LBN 32
24350 #define UUID_TIME_MID_WIDTH 16
24351 #define UUID_TIME_HI_LBN 52
24352 #define UUID_TIME_HI_WIDTH 12
24353 #define UUID_VERSION_LBN 48
24354 #define UUID_VERSION_WIDTH 4
24355 #define UUID_RESERVED_LBN 64
24356 #define UUID_RESERVED_WIDTH 2
24357 #define UUID_CLK_SEQ_LBN 66
24358 #define UUID_CLK_SEQ_WIDTH 14
24359 #define UUID_NODE_OFST 10
24360 #define UUID_NODE_LEN 6
24361 #define UUID_NODE_LBN 80
24362 #define UUID_NODE_WIDTH 48
24363
24364 /* MC_CMD_DEVEL_DUMP_VI_ENTRY structuredef */
24365 #define MC_CMD_DEVEL_DUMP_VI_ENTRY_LEN 28
24366 /* Type of entry */
24367 #define MC_CMD_DEVEL_DUMP_VI_ENTRY_TYPE_OFST 0
24368 #define MC_CMD_DEVEL_DUMP_VI_ENTRY_TYPE_LEN 4
24369 #define MC_CMD_DEVEL_DUMP_VI_ENTRY_QDMA_SW_C2H 0x0 /* enum */
24370 #define MC_CMD_DEVEL_DUMP_VI_ENTRY_QDMA_SW_H2C 0x1 /* enum */
24371 #define MC_CMD_DEVEL_DUMP_VI_ENTRY_QDMA_HW_C2H 0x2 /* enum */
24372 #define MC_CMD_DEVEL_DUMP_VI_ENTRY_QDMA_HW_H2C 0x3 /* enum */
24373 #define MC_CMD_DEVEL_DUMP_VI_ENTRY_QDMA_CR_C2H 0x4 /* enum */
24374 #define MC_CMD_DEVEL_DUMP_VI_ENTRY_QDMA_CR_H2C 0x5 /* enum */
24375 /* enum: First QDMA writeback/completion queue. Used for ef100, C2H VDPA and
24376  * plain virtio.
24377  */
24378 #define MC_CMD_DEVEL_DUMP_VI_ENTRY_QDMA_WRB 0x6
24379 #define MC_CMD_DEVEL_DUMP_VI_ENTRY_QDMA_PFTCH 0x7 /* enum */
24380 #define MC_CMD_DEVEL_DUMP_VI_ENTRY_DMAC_H2C_QTBL 0x100 /* enum */
24381 #define MC_CMD_DEVEL_DUMP_VI_ENTRY_DMAC_C2H_QTBL 0x101 /* enum */
24382 #define MC_CMD_DEVEL_DUMP_VI_ENTRY_DMAC_H2C_VIO 0x10a /* enum */
24383 #define MC_CMD_DEVEL_DUMP_VI_ENTRY_TYPE_LBN 0
24384 #define MC_CMD_DEVEL_DUMP_VI_ENTRY_TYPE_WIDTH 32
24385 /* Internal QDMA/dmac queue number for this entry */
24386 #define MC_CMD_DEVEL_DUMP_VI_ENTRY_QUEUE_NUMBER_OFST 4
24387 #define MC_CMD_DEVEL_DUMP_VI_ENTRY_QUEUE_NUMBER_LEN 4
24388 #define MC_CMD_DEVEL_DUMP_VI_ENTRY_QUEUE_NUMBER_LBN 32
24389 #define MC_CMD_DEVEL_DUMP_VI_ENTRY_QUEUE_NUMBER_WIDTH 32
24390 /* Size of entry data */
24391 #define MC_CMD_DEVEL_DUMP_VI_ENTRY_SIZE_OFST 8
24392 #define MC_CMD_DEVEL_DUMP_VI_ENTRY_SIZE_LEN 4
24393 #define MC_CMD_DEVEL_DUMP_VI_ENTRY_SIZE_LBN 64
24394 #define MC_CMD_DEVEL_DUMP_VI_ENTRY_SIZE_WIDTH 32
24395 /* Offset of entry data from start of MCDI message response payload */
24396 #define MC_CMD_DEVEL_DUMP_VI_ENTRY_OFFSET_OFST 12
24397 #define MC_CMD_DEVEL_DUMP_VI_ENTRY_OFFSET_LEN 4
24398 #define MC_CMD_DEVEL_DUMP_VI_ENTRY_OFFSET_LBN 96
24399 #define MC_CMD_DEVEL_DUMP_VI_ENTRY_OFFSET_WIDTH 32
24400 /* Absolute VI of the entry, or 0xffffffff if not available/applicable */
24401 #define MC_CMD_DEVEL_DUMP_VI_ENTRY_ABS_VI_OFST 16
24402 #define MC_CMD_DEVEL_DUMP_VI_ENTRY_ABS_VI_LEN 4
24403 #define MC_CMD_DEVEL_DUMP_VI_ENTRY_NO_ABS_VI 0xffffffff /* enum */
24404 #define MC_CMD_DEVEL_DUMP_VI_ENTRY_ABS_VI_LBN 128
24405 #define MC_CMD_DEVEL_DUMP_VI_ENTRY_ABS_VI_WIDTH 32
24406 /* Reserved */
24407 #define MC_CMD_DEVEL_DUMP_VI_ENTRY_RESERVED_OFST 20
24408 #define MC_CMD_DEVEL_DUMP_VI_ENTRY_RESERVED_LEN 8
24409 #define MC_CMD_DEVEL_DUMP_VI_ENTRY_RESERVED_LO_OFST 20
24410 #define MC_CMD_DEVEL_DUMP_VI_ENTRY_RESERVED_HI_OFST 24
24411 #define MC_CMD_DEVEL_DUMP_VI_ENTRY_RESERVED_LBN 160
24412 #define MC_CMD_DEVEL_DUMP_VI_ENTRY_RESERVED_WIDTH 64
24413
24414
24415 /***********************************/
24416 /* MC_CMD_DEVEL_DUMP_VI
24417  * Dump various parts of the hardware's state for a VI.
24418  */
24419 #define MC_CMD_DEVEL_DUMP_VI 0x1b5
24420 #undef  MC_CMD_0x1b5_PRIVILEGE_CTG
24421
24422 #define MC_CMD_0x1b5_PRIVILEGE_CTG SRIOV_CTG_GENERAL
24423
24424 /* MC_CMD_DEVEL_DUMP_VI_IN msgrequest */
24425 #define MC_CMD_DEVEL_DUMP_VI_IN_LEN 4
24426 /* Absolute queue id of queue to dump state for */
24427 #define MC_CMD_DEVEL_DUMP_VI_IN_QID_OFST 0
24428 #define MC_CMD_DEVEL_DUMP_VI_IN_QID_LEN 4
24429
24430 /* MC_CMD_DEVEL_DUMP_VI_IN_V2 msgrequest */
24431 #define MC_CMD_DEVEL_DUMP_VI_IN_V2_LEN 20
24432 /* Which queue to dump. The meaning of this field dependes on ADDRESS_MODE. */
24433 #define MC_CMD_DEVEL_DUMP_VI_IN_V2_ID_OFST 0
24434 #define MC_CMD_DEVEL_DUMP_VI_IN_V2_ID_LEN 4
24435 /* Method of referring to the queue to dump */
24436 #define MC_CMD_DEVEL_DUMP_VI_IN_V2_ADDRESS_MODE_OFST 4
24437 #define MC_CMD_DEVEL_DUMP_VI_IN_V2_ADDRESS_MODE_LEN 4
24438 /* enum: First field refers to queue number as understood by QDMA/DMAC hardware
24439  */
24440 #define MC_CMD_DEVEL_DUMP_VI_IN_V2_QUEUE_NUMBER 0x0
24441 /* enum: First field refers to absolute VI number */
24442 #define MC_CMD_DEVEL_DUMP_VI_IN_V2_ABS_VI 0x1
24443 /* enum: First field refers to function-relative VI number on the command's
24444  * function
24445  */
24446 #define MC_CMD_DEVEL_DUMP_VI_IN_V2_REL_VI 0x2
24447 /* enum: First field refers to function-relative VI number on a specified
24448  * function
24449  */
24450 #define MC_CMD_DEVEL_DUMP_VI_IN_V2_REL_VI_PROXY 0x3
24451 /* Type of VI. Not needed if ADDRESS_MODE is QUEUE_NUMBER. */
24452 #define MC_CMD_DEVEL_DUMP_VI_IN_V2_VI_TYPE_OFST 8
24453 #define MC_CMD_DEVEL_DUMP_VI_IN_V2_VI_TYPE_LEN 4
24454 /* enum: Return only entries used for ef100 queues (a single hardware queue) */
24455 #define MC_CMD_DEVEL_DUMP_VI_IN_V2_EF100 0x0
24456 /* enum: Return entries used for virtio (Potentially two hardware queues,
24457  * depending on hardware implementation)
24458  */
24459 #define MC_CMD_DEVEL_DUMP_VI_IN_V2_VIRTIO 0x1
24460 /* Only if ADDRESS_MODE is REL_VI_PROXY. Interface of function the queue is on.
24461  */
24462 #define MC_CMD_DEVEL_DUMP_VI_IN_V2_PCIE_INTERFACE_OFST 12
24463 #define MC_CMD_DEVEL_DUMP_VI_IN_V2_PCIE_INTERFACE_LEN 4
24464 /*            Enum values, see field(s): */
24465 /*               DEVEL_PCIE_INTERFACE */
24466 /* Only if ADDRESS_MODE is REL_VI_PROXY. PF number of the function the queue is
24467  * on.
24468  */
24469 #define MC_CMD_DEVEL_DUMP_VI_IN_V2_PF_OFST 16
24470 #define MC_CMD_DEVEL_DUMP_VI_IN_V2_PF_LEN 2
24471 /* Only if ADDRESS_MODE is REL_VI_PROXY. VF number of the function the queue is
24472  * on.
24473  */
24474 #define MC_CMD_DEVEL_DUMP_VI_IN_V2_VF_OFST 18
24475 #define MC_CMD_DEVEL_DUMP_VI_IN_V2_VF_LEN 2
24476 /* enum: The function is on a PF, not a VF. */
24477 #define MC_CMD_DEVEL_DUMP_VI_IN_V2_VF_NULL 0xffff
24478
24479 /* MC_CMD_DEVEL_DUMP_VI_OUT msgresponse */
24480 #define MC_CMD_DEVEL_DUMP_VI_OUT_LENMIN 4
24481 #define MC_CMD_DEVEL_DUMP_VI_OUT_LENMAX 252
24482 #define MC_CMD_DEVEL_DUMP_VI_OUT_LENMAX_MCDI2 1012
24483 #define MC_CMD_DEVEL_DUMP_VI_OUT_LEN(num) (0+1*(num))
24484 #define MC_CMD_DEVEL_DUMP_VI_OUT_DATA_NUM(len) (((len)-0)/1)
24485 /* Number of dump entries returned */
24486 #define MC_CMD_DEVEL_DUMP_VI_OUT_NUM_ENTRIES_OFST 0
24487 #define MC_CMD_DEVEL_DUMP_VI_OUT_NUM_ENTRIES_LEN 4
24488 #define MC_CMD_DEVEL_DUMP_VI_OUT_DATA_OFST 0
24489 #define MC_CMD_DEVEL_DUMP_VI_OUT_DATA_LBN 0
24490 #define MC_CMD_DEVEL_DUMP_VI_OUT_DATA_WIDTH 8
24491 #define MC_CMD_DEVEL_DUMP_VI_OUT_DATA_MINNUM 0
24492 #define MC_CMD_DEVEL_DUMP_VI_OUT_DATA_MAXNUM 252
24493 #define MC_CMD_DEVEL_DUMP_VI_OUT_DATA_MAXNUM_MCDI2 1020
24494 /* Array of MC_CMD_DEVEL_DUMP_VI_ENTRY structures of length NUM_ENTRIES */
24495 #define MC_CMD_DEVEL_DUMP_VI_OUT_ENTRIES_OFST 4
24496 #define MC_CMD_DEVEL_DUMP_VI_OUT_ENTRIES_LEN 28
24497 #define MC_CMD_DEVEL_DUMP_VI_OUT_ENTRIES_MINNUM 0
24498 #define MC_CMD_DEVEL_DUMP_VI_OUT_ENTRIES_MAXNUM 8
24499 #define MC_CMD_DEVEL_DUMP_VI_OUT_ENTRIES_MAXNUM_MCDI2 36
24500
24501 /* MC_CMD_DEVEL_DUMP_RHEAD_REGS_ENTRY structuredef */
24502 #define MC_CMD_DEVEL_DUMP_RHEAD_REGS_ENTRY_LEN 16
24503 /* What register this is */
24504 #define MC_CMD_DEVEL_DUMP_RHEAD_REGS_ENTRY_REG_OFST 0
24505 #define MC_CMD_DEVEL_DUMP_RHEAD_REGS_ENTRY_REG_LEN 4
24506 /* enum: Catchall for registers that aren't in this enum. Nothing should be in
24507  * this long-term
24508  */
24509 #define MC_CMD_DEVEL_DUMP_RHEAD_REGS_ENTRY_UNKNOWN 0xffffffff
24510 /* enum: S2IC Converter Debug Packet Counter register. Informs number of
24511  * packets passed through Converter.
24512  */
24513 #define MC_CMD_DEVEL_DUMP_RHEAD_REGS_ENTRY_H2C_S2IC_DBG_PKT_CNT 0x0
24514 /* enum: IC2S Converter Debug Packet Counter register. Informs number of
24515  * packets passed through Converter.
24516  */
24517 #define MC_CMD_DEVEL_DUMP_RHEAD_REGS_ENTRY_C2H_IC2S_DBG_PKT_CNT 0x1
24518 /* enum: Event Controller Tx path Debug register. Count of Moderator Tx events,
24519  * not incl D2C, VirtIO, Dproxy.
24520  */
24521 #define MC_CMD_DEVEL_DUMP_RHEAD_REGS_ENTRY_EVC_TX_DEBUG 0x2
24522 /* enum: Event Controller Rx path Debug register. Count of Moderator Rx events.
24523  */
24524 #define MC_CMD_DEVEL_DUMP_RHEAD_REGS_ENTRY_EVC_RX_DEBUG 0x3
24525 /* enum: Event Controller Debug register. Count of Total EVC events. */
24526 #define MC_CMD_DEVEL_DUMP_RHEAD_REGS_ENTRY_EVC_TOTAL_DEBUG 0x4
24527 /* enum: Same info as EVC_RX_DEBUG; collected at different location in design
24528  */
24529 #define MC_CMD_DEVEL_DUMP_RHEAD_REGS_ENTRY_EVC_RX_EF100_DEBUG 0x5
24530 /* enum: Same info as EVC_TX_DEBUG; collected at different location in design
24531  */
24532 #define MC_CMD_DEVEL_DUMP_RHEAD_REGS_ENTRY_EVC_TX_EF100_DEBUG 0x6
24533 /* enum: Event Controller Debug register. Count of Tx VirtIO events. */
24534 #define MC_CMD_DEVEL_DUMP_RHEAD_REGS_ENTRY_EVC_TX_VIRTIO_DEBUG 0x7
24535 /* enum: Event Controller Debug register. Count of Tx Descriptor Proxy events.
24536  */
24537 #define MC_CMD_DEVEL_DUMP_RHEAD_REGS_ENTRY_EVC_TX_DPRXY_DEBUG 0x8
24538 /* enum: Event Controller Debug register. Count of Tx VirtQ Descriptor Proxy
24539  * events.
24540  */
24541 #define MC_CMD_DEVEL_DUMP_RHEAD_REGS_ENTRY_EVC_TX_VIRTQ_DPRXY_DEBUG 0x9
24542 /* enum: Event Controller Debug register. Count of Tx Descriptor-to-Completion
24543  * events.
24544  */
24545 #define MC_CMD_DEVEL_DUMP_RHEAD_REGS_ENTRY_EVC_TX_D2C_DEBUG 0xa
24546 /* enum: Event Controller Debug register. Count of Tx VirtIO Descriptor-to-
24547  * Completion events.
24548  */
24549 #define MC_CMD_DEVEL_DUMP_RHEAD_REGS_ENTRY_EVC_TX_VIRTQ_D2C_DEBUG 0xb
24550 /* enum: Event Controller Debug register. Count of Tx Timestamp events. */
24551 #define MC_CMD_DEVEL_DUMP_RHEAD_REGS_ENTRY_EVC_TX_TSTAMP_DEBUG 0xc
24552 /* enum: Event Controller Debug register. Count of Rx EvQ Timeout events. */
24553 #define MC_CMD_DEVEL_DUMP_RHEAD_REGS_ENTRY_EVC_RX_EVQ_TIMEOUT_DEBUG 0xd
24554 /* enum: Event Controller Debug register. Count of MC events. */
24555 #define MC_CMD_DEVEL_DUMP_RHEAD_REGS_ENTRY_EVC_MC_DEBUG 0xe
24556 /* enum: Event Controller Debug register. Count of EQDMA VirtIO Control events.
24557  */
24558 #define MC_CMD_DEVEL_DUMP_RHEAD_REGS_ENTRY_EVC_EQDMA_VIO_CTL_DEBUG 0xf
24559 /* enum: Counter of QDMA Dropped C2H packets. */
24560 #define MC_CMD_DEVEL_DUMP_RHEAD_REGS_ENTRY_DMAC_C2H_DROP_CTR_REG 0x10
24561 /* enum: Number of packets received by c host fifo. */
24562 #define MC_CMD_DEVEL_DUMP_RHEAD_REGS_ENTRY_SSS_C_H_PACKETS_IN_TBL 0x11
24563 /* enum: Number of packets sent by c host fifo. */
24564 #define MC_CMD_DEVEL_DUMP_RHEAD_REGS_ENTRY_SSS_C_H_PACKETS_OUT_TBL 0x12
24565 /* enum: Number of packets received by c plugin fifo. */
24566 #define MC_CMD_DEVEL_DUMP_RHEAD_REGS_ENTRY_SSS_C_P_PACKETS_IN_TBL 0x13
24567 /* enum: Number of packets received by b host fifo. */
24568 #define MC_CMD_DEVEL_DUMP_RHEAD_REGS_ENTRY_SSS_B_H_PACKETS_IN_TBL 0x14
24569 /* enum: Number of packets received by b net fifo. */
24570 #define MC_CMD_DEVEL_DUMP_RHEAD_REGS_ENTRY_SSS_B_N_PACKETS_IN_TBL 0x15
24571 /* enum: Number of packets received by b host fifo. */
24572 #define MC_CMD_DEVEL_DUMP_RHEAD_REGS_ENTRY_SSS_B_PH_PACKETS_IN_TBL 0x16
24573 /* enum: Number of packets received by b net fifo. */
24574 #define MC_CMD_DEVEL_DUMP_RHEAD_REGS_ENTRY_SSS_B_PN_PACKETS_IN_TBL 0x17
24575 /* enum: Number of packets sent by b net fifo. */
24576 #define MC_CMD_DEVEL_DUMP_RHEAD_REGS_ENTRY_SSS_B_PACKETS_OUT_TBL 0x18
24577 /* enum: Number of packets received by c net fifo. */
24578 #define MC_CMD_DEVEL_DUMP_RHEAD_REGS_ENTRY_SSS_C_N_PACKETS_IN_TBL 0x19
24579 /* enum: Number of packets sent by c net fifo. */
24580 #define MC_CMD_DEVEL_DUMP_RHEAD_REGS_ENTRY_SSS_C_N_PACKETS_OUT_TBL 0x1a
24581 /* enum: Number of packets received by ha fifo. */
24582 #define MC_CMD_DEVEL_DUMP_RHEAD_REGS_ENTRY_SSS_HA_PACKETS_IN_TBL 0x1b
24583 /* enum: Number of packets received by ha host shadow fifo. */
24584 #define MC_CMD_DEVEL_DUMP_RHEAD_REGS_ENTRY_SSS_HA_PH_PACKETS_IN_TBL 0x1c
24585 /* enum: Number of packets received by ha fifo. */
24586 #define MC_CMD_DEVEL_DUMP_RHEAD_REGS_ENTRY_SSS_HA_PACKETS_OUT_TBL 0x1d
24587 /* enum: Number of packets received by d hub fifo. */
24588 #define MC_CMD_DEVEL_DUMP_RHEAD_REGS_ENTRY_SSS_D_PACKETS_IN_TBL 0x1e
24589 /* enum: Number of packets received by d hub plugin fifo. */
24590 #define MC_CMD_DEVEL_DUMP_RHEAD_REGS_ENTRY_SSS_D_P_PACKETS_IN_TBL 0x1f
24591 /* enum: Number of packets received by d hub plugin fifo. */
24592 #define MC_CMD_DEVEL_DUMP_RHEAD_REGS_ENTRY_SSS_D_O_PACKETS_IN_TBL 0x20
24593 /* enum: Number of packets sent to dmac. */
24594 #define MC_CMD_DEVEL_DUMP_RHEAD_REGS_ENTRY_SSS_D_PACKETS_OUT_TBL 0x21
24595 /* enum: Number of packets received by na fifo. */
24596 #define MC_CMD_DEVEL_DUMP_RHEAD_REGS_ENTRY_SSS_NA_PACKETS_IN_TBL 0x22
24597 /* enum: Number of packets dropped by na fifo. */
24598 #define MC_CMD_DEVEL_DUMP_RHEAD_REGS_ENTRY_SSS_NA_PACKETS_DROPPED_TBL 0x23
24599 /* enum: Number of packets sent by na fifo. */
24600 #define MC_CMD_DEVEL_DUMP_RHEAD_REGS_ENTRY_SSS_NA_PACKETS_OUT_TBL 0x24
24601 /* enum: Number of packets received by rp hub fifo. */
24602 #define MC_CMD_DEVEL_DUMP_RHEAD_REGS_ENTRY_SSS_RP_PACKETS_IN_TBL 0x25
24603 /* enum: Number of packets removed from fifo. */
24604 #define MC_CMD_DEVEL_DUMP_RHEAD_REGS_ENTRY_SSS_RP_PACKETS_OUT_TBL 0x26
24605 #define MC_CMD_DEVEL_DUMP_RHEAD_REGS_ENTRY_REG_LBN 0
24606 #define MC_CMD_DEVEL_DUMP_RHEAD_REGS_ENTRY_REG_WIDTH 32
24607 /* If REG is a table, the table row. */
24608 #define MC_CMD_DEVEL_DUMP_RHEAD_REGS_ENTRY_ROW_OFST 4
24609 #define MC_CMD_DEVEL_DUMP_RHEAD_REGS_ENTRY_ROW_LEN 4
24610 #define MC_CMD_DEVEL_DUMP_RHEAD_REGS_ENTRY_ROW_LBN 32
24611 #define MC_CMD_DEVEL_DUMP_RHEAD_REGS_ENTRY_ROW_WIDTH 32
24612 /* Address of the register (as seen by the MC) */
24613 #define MC_CMD_DEVEL_DUMP_RHEAD_REGS_ENTRY_ADDRESS_OFST 8
24614 #define MC_CMD_DEVEL_DUMP_RHEAD_REGS_ENTRY_ADDRESS_LEN 4
24615 #define MC_CMD_DEVEL_DUMP_RHEAD_REGS_ENTRY_ADDRESS_LBN 64
24616 #define MC_CMD_DEVEL_DUMP_RHEAD_REGS_ENTRY_ADDRESS_WIDTH 32
24617 /* Value of the register */
24618 #define MC_CMD_DEVEL_DUMP_RHEAD_REGS_ENTRY_VALUE_OFST 12
24619 #define MC_CMD_DEVEL_DUMP_RHEAD_REGS_ENTRY_VALUE_LEN 4
24620 #define MC_CMD_DEVEL_DUMP_RHEAD_REGS_ENTRY_VALUE_LBN 96
24621 #define MC_CMD_DEVEL_DUMP_RHEAD_REGS_ENTRY_VALUE_WIDTH 32
24622
24623
24624 /***********************************/
24625 /* MC_CMD_DEVEL_DUMP_RHEAD_REGS
24626  * Dump an assortment of hopefully useful riverhead debug registers
24627  */
24628 #define MC_CMD_DEVEL_DUMP_RHEAD_REGS 0x1b6
24629 #undef  MC_CMD_0x1b6_PRIVILEGE_CTG
24630
24631 #define MC_CMD_0x1b6_PRIVILEGE_CTG SRIOV_CTG_GENERAL
24632
24633 /* MC_CMD_DEVEL_DUMP_RHEAD_REGS_IN msgrequest */
24634 #define MC_CMD_DEVEL_DUMP_RHEAD_REGS_IN_LEN 4
24635 /* Which page of registers to retrieve. Page 0 always exists, later pages may
24636  * also exist if there are too many registers to fit in a single mcdi response.
24637  * NUM_PAGES in the response will tell you how many there are.
24638  */
24639 #define MC_CMD_DEVEL_DUMP_RHEAD_REGS_IN_PAGE_OFST 0
24640 #define MC_CMD_DEVEL_DUMP_RHEAD_REGS_IN_PAGE_LEN 4
24641
24642 /* MC_CMD_DEVEL_DUMP_RHEAD_REGS_OUT msgresponse */
24643 #define MC_CMD_DEVEL_DUMP_RHEAD_REGS_OUT_LENMIN 8
24644 #define MC_CMD_DEVEL_DUMP_RHEAD_REGS_OUT_LENMAX 248
24645 #define MC_CMD_DEVEL_DUMP_RHEAD_REGS_OUT_LENMAX_MCDI2 1016
24646 #define MC_CMD_DEVEL_DUMP_RHEAD_REGS_OUT_LEN(num) (8+16*(num))
24647 #define MC_CMD_DEVEL_DUMP_RHEAD_REGS_OUT_REGS_NUM(len) (((len)-8)/16)
24648 /* Number of registers dumped in this response */
24649 #define MC_CMD_DEVEL_DUMP_RHEAD_REGS_OUT_NUM_REGS_OFST 0
24650 #define MC_CMD_DEVEL_DUMP_RHEAD_REGS_OUT_NUM_REGS_LEN 4
24651 /* How many pages of registers are available to extract */
24652 #define MC_CMD_DEVEL_DUMP_RHEAD_REGS_OUT_NUM_PAGES_OFST 4
24653 #define MC_CMD_DEVEL_DUMP_RHEAD_REGS_OUT_NUM_PAGES_LEN 4
24654 /* Array of MC_CMD_DEVEL_DUMP_RHEAD_REGS_ENTRY structs, one for each register
24655  */
24656 #define MC_CMD_DEVEL_DUMP_RHEAD_REGS_OUT_REGS_OFST 8
24657 #define MC_CMD_DEVEL_DUMP_RHEAD_REGS_OUT_REGS_LEN 16
24658 #define MC_CMD_DEVEL_DUMP_RHEAD_REGS_OUT_REGS_MINNUM 0
24659 #define MC_CMD_DEVEL_DUMP_RHEAD_REGS_OUT_REGS_MAXNUM 15
24660 #define MC_CMD_DEVEL_DUMP_RHEAD_REGS_OUT_REGS_MAXNUM_MCDI2 63
24661
24662 /* FUNCTION_PERSONALITY structuredef: The meanings of the personalities are
24663  * defined in SF-120734-TC with more information in SF-122717-TC.
24664  */
24665 #define FUNCTION_PERSONALITY_LEN 4
24666 #define FUNCTION_PERSONALITY_ID_OFST 0
24667 #define FUNCTION_PERSONALITY_ID_LEN 4
24668 /* enum: Function has no assigned personality */
24669 #define FUNCTION_PERSONALITY_NULL 0x0
24670 /* enum: Function has an EF100-style function control window and VI windows
24671  * with both EF100 and vDPA doorbells.
24672  */
24673 #define FUNCTION_PERSONALITY_EF100 0x1
24674 /* enum: Function has virtio net device configuration registers and doorbells
24675  * for virtio queue pairs.
24676  */
24677 #define FUNCTION_PERSONALITY_VIRTIO_NET 0x2
24678 /* enum: Function has virtio block device configuration registers and a
24679  * doorbell for a single virtqueue.
24680  */
24681 #define FUNCTION_PERSONALITY_VIRTIO_BLK 0x3
24682 /* enum: Function is a Xilinx acceleration device - management function */
24683 #define FUNCTION_PERSONALITY_ACCEL_MGMT 0x4
24684 /* enum: Function is a Xilinx acceleration device - user function */
24685 #define FUNCTION_PERSONALITY_ACCEL_USR 0x5
24686 #define FUNCTION_PERSONALITY_ID_LBN 0
24687 #define FUNCTION_PERSONALITY_ID_WIDTH 32
24688
24689
24690 /***********************************/
24691 /* MC_CMD_VIRTIO_GET_FEATURES
24692  * Get a list of the virtio features supported by the device.
24693  */
24694 #define MC_CMD_VIRTIO_GET_FEATURES 0x168
24695 #undef  MC_CMD_0x168_PRIVILEGE_CTG
24696
24697 #define MC_CMD_0x168_PRIVILEGE_CTG SRIOV_CTG_GENERAL
24698
24699 /* MC_CMD_VIRTIO_GET_FEATURES_IN msgrequest */
24700 #define MC_CMD_VIRTIO_GET_FEATURES_IN_LEN 4
24701 /* Type of device to get features for. Matches the device id as defined by the
24702  * virtio spec.
24703  */
24704 #define MC_CMD_VIRTIO_GET_FEATURES_IN_DEVICE_ID_OFST 0
24705 #define MC_CMD_VIRTIO_GET_FEATURES_IN_DEVICE_ID_LEN 4
24706 /* enum: Reserved. Do not use. */
24707 #define MC_CMD_VIRTIO_GET_FEATURES_IN_RESERVED 0x0
24708 /* enum: Net device. */
24709 #define MC_CMD_VIRTIO_GET_FEATURES_IN_NET 0x1
24710 /* enum: Block device. */
24711 #define MC_CMD_VIRTIO_GET_FEATURES_IN_BLOCK 0x2
24712
24713 /* MC_CMD_VIRTIO_GET_FEATURES_OUT msgresponse */
24714 #define MC_CMD_VIRTIO_GET_FEATURES_OUT_LEN 8
24715 /* Features supported by the device. The result is a bitfield in the format of
24716  * the feature bits of the specified device type as defined in the virtIO 1.1
24717  * specification ( https://docs.oasis-
24718  * open.org/virtio/virtio/v1.1/csprd01/virtio-v1.1-csprd01.pdf )
24719  */
24720 #define MC_CMD_VIRTIO_GET_FEATURES_OUT_FEATURES_OFST 0
24721 #define MC_CMD_VIRTIO_GET_FEATURES_OUT_FEATURES_LEN 8
24722 #define MC_CMD_VIRTIO_GET_FEATURES_OUT_FEATURES_LO_OFST 0
24723 #define MC_CMD_VIRTIO_GET_FEATURES_OUT_FEATURES_HI_OFST 4
24724
24725
24726 /***********************************/
24727 /* MC_CMD_VIRTIO_TEST_FEATURES
24728  * Query whether a given set of features is supported. Fails with ENOSUP if the
24729  * driver requests a feature the device doesn't support. Fails with EINVAL if
24730  * the driver fails to request a feature which the device requires.
24731  */
24732 #define MC_CMD_VIRTIO_TEST_FEATURES 0x169
24733 #undef  MC_CMD_0x169_PRIVILEGE_CTG
24734
24735 #define MC_CMD_0x169_PRIVILEGE_CTG SRIOV_CTG_GENERAL
24736
24737 /* MC_CMD_VIRTIO_TEST_FEATURES_IN msgrequest */
24738 #define MC_CMD_VIRTIO_TEST_FEATURES_IN_LEN 16
24739 /* Type of device to test features for. Matches the device id as defined by the
24740  * virtio spec.
24741  */
24742 #define MC_CMD_VIRTIO_TEST_FEATURES_IN_DEVICE_ID_OFST 0
24743 #define MC_CMD_VIRTIO_TEST_FEATURES_IN_DEVICE_ID_LEN 4
24744 /*            Enum values, see field(s): */
24745 /*               MC_CMD_VIRTIO_GET_FEATURES/MC_CMD_VIRTIO_GET_FEATURES_IN/DEVICE_ID */
24746 #define MC_CMD_VIRTIO_TEST_FEATURES_IN_RESERVED_OFST 4
24747 #define MC_CMD_VIRTIO_TEST_FEATURES_IN_RESERVED_LEN 4
24748 /* Features requested. Same format as the returned value from
24749  * MC_CMD_VIRTIO_GET_FEATURES.
24750  */
24751 #define MC_CMD_VIRTIO_TEST_FEATURES_IN_FEATURES_OFST 8
24752 #define MC_CMD_VIRTIO_TEST_FEATURES_IN_FEATURES_LEN 8
24753 #define MC_CMD_VIRTIO_TEST_FEATURES_IN_FEATURES_LO_OFST 8
24754 #define MC_CMD_VIRTIO_TEST_FEATURES_IN_FEATURES_HI_OFST 12
24755
24756 /* MC_CMD_VIRTIO_TEST_FEATURES_OUT msgresponse */
24757 #define MC_CMD_VIRTIO_TEST_FEATURES_OUT_LEN 0
24758
24759
24760 /***********************************/
24761 /* MC_CMD_VIRTIO_INIT_QUEUE
24762  * Create a virtio virtqueue. Fails with EALREADY if the queue already exists.
24763  * Fails with ENOSUP if a feature is requested that isn't supported. Fails with
24764  * EINVAL if a required feature isn't requested, or any other parameter is
24765  * invalid.
24766  */
24767 #define MC_CMD_VIRTIO_INIT_QUEUE 0x16a
24768 #undef  MC_CMD_0x16a_PRIVILEGE_CTG
24769
24770 #define MC_CMD_0x16a_PRIVILEGE_CTG SRIOV_CTG_GENERAL
24771
24772 /* MC_CMD_VIRTIO_INIT_QUEUE_REQ msgrequest */
24773 #define MC_CMD_VIRTIO_INIT_QUEUE_REQ_LEN 68
24774 /* Type of virtqueue to create. A network rxq and a txq can exist at the same
24775  * time on a single VI.
24776  */
24777 #define MC_CMD_VIRTIO_INIT_QUEUE_REQ_QUEUE_TYPE_OFST 0
24778 #define MC_CMD_VIRTIO_INIT_QUEUE_REQ_QUEUE_TYPE_LEN 1
24779 /* enum: A network device receive queue */
24780 #define MC_CMD_VIRTIO_INIT_QUEUE_REQ_NET_RXQ 0x0
24781 /* enum: A network device transmit queue */
24782 #define MC_CMD_VIRTIO_INIT_QUEUE_REQ_NET_TXQ 0x1
24783 /* enum: A block device request queue */
24784 #define MC_CMD_VIRTIO_INIT_QUEUE_REQ_BLOCK 0x2
24785 #define MC_CMD_VIRTIO_INIT_QUEUE_REQ_RESERVED_OFST 1
24786 #define MC_CMD_VIRTIO_INIT_QUEUE_REQ_RESERVED_LEN 1
24787 /* If the calling function is a PF and this field is not VF_NULL, create the
24788  * queue on the specified child VF instead of on the PF.
24789  */
24790 #define MC_CMD_VIRTIO_INIT_QUEUE_REQ_TARGET_VF_OFST 2
24791 #define MC_CMD_VIRTIO_INIT_QUEUE_REQ_TARGET_VF_LEN 2
24792 /* enum: No VF, create queue on the PF. */
24793 #define MC_CMD_VIRTIO_INIT_QUEUE_REQ_VF_NULL 0xffff
24794 /* Desired instance. This is the function-local index of the associated VI, not
24795  * the virtqueue number as counted by the virtqueue spec.
24796  */
24797 #define MC_CMD_VIRTIO_INIT_QUEUE_REQ_INSTANCE_OFST 4
24798 #define MC_CMD_VIRTIO_INIT_QUEUE_REQ_INSTANCE_LEN 4
24799 /* Queue size, in entries. Must be a power of two. */
24800 #define MC_CMD_VIRTIO_INIT_QUEUE_REQ_SIZE_OFST 8
24801 #define MC_CMD_VIRTIO_INIT_QUEUE_REQ_SIZE_LEN 4
24802 /* Flags */
24803 #define MC_CMD_VIRTIO_INIT_QUEUE_REQ_FLAGS_OFST 12
24804 #define MC_CMD_VIRTIO_INIT_QUEUE_REQ_FLAGS_LEN 4
24805 #define MC_CMD_VIRTIO_INIT_QUEUE_REQ_USE_PASID_OFST 12
24806 #define MC_CMD_VIRTIO_INIT_QUEUE_REQ_USE_PASID_LBN 0
24807 #define MC_CMD_VIRTIO_INIT_QUEUE_REQ_USE_PASID_WIDTH 1
24808 /* Address of the descriptor table in the virtqueue. */
24809 #define MC_CMD_VIRTIO_INIT_QUEUE_REQ_DESC_TBL_ADDR_OFST 16
24810 #define MC_CMD_VIRTIO_INIT_QUEUE_REQ_DESC_TBL_ADDR_LEN 8
24811 #define MC_CMD_VIRTIO_INIT_QUEUE_REQ_DESC_TBL_ADDR_LO_OFST 16
24812 #define MC_CMD_VIRTIO_INIT_QUEUE_REQ_DESC_TBL_ADDR_HI_OFST 20
24813 /* Address of the available ring in the virtqueue. */
24814 #define MC_CMD_VIRTIO_INIT_QUEUE_REQ_AVAIL_RING_ADDR_OFST 24
24815 #define MC_CMD_VIRTIO_INIT_QUEUE_REQ_AVAIL_RING_ADDR_LEN 8
24816 #define MC_CMD_VIRTIO_INIT_QUEUE_REQ_AVAIL_RING_ADDR_LO_OFST 24
24817 #define MC_CMD_VIRTIO_INIT_QUEUE_REQ_AVAIL_RING_ADDR_HI_OFST 28
24818 /* Address of the used ring in the virtqueue. */
24819 #define MC_CMD_VIRTIO_INIT_QUEUE_REQ_USED_RING_ADDR_OFST 32
24820 #define MC_CMD_VIRTIO_INIT_QUEUE_REQ_USED_RING_ADDR_LEN 8
24821 #define MC_CMD_VIRTIO_INIT_QUEUE_REQ_USED_RING_ADDR_LO_OFST 32
24822 #define MC_CMD_VIRTIO_INIT_QUEUE_REQ_USED_RING_ADDR_HI_OFST 36
24823 /* PASID to use on PCIe transactions involving this queue. Ignored if the
24824  * USE_PASID flag is not set.
24825  */
24826 #define MC_CMD_VIRTIO_INIT_QUEUE_REQ_PASID_OFST 40
24827 #define MC_CMD_VIRTIO_INIT_QUEUE_REQ_PASID_LEN 4
24828 /* Which MSIX vector to use for this virtqueue, or NO_VECTOR if MSIX should not
24829  * be used.
24830  */
24831 #define MC_CMD_VIRTIO_INIT_QUEUE_REQ_MSIX_VECTOR_OFST 44
24832 #define MC_CMD_VIRTIO_INIT_QUEUE_REQ_MSIX_VECTOR_LEN 2
24833 /* enum: Do not enable interrupts for this virtqueue */
24834 #define MC_CMD_VIRTIO_INIT_QUEUE_REQ_NO_VECTOR 0xffff
24835 #define MC_CMD_VIRTIO_INIT_QUEUE_REQ_RESERVED2_OFST 46
24836 #define MC_CMD_VIRTIO_INIT_QUEUE_REQ_RESERVED2_LEN 2
24837 /* Virtio features to apply to this queue. Same format as the in the virtio
24838  * spec and in the return from MC_CMD_VIRTIO_GET_FEATURES. Must be a subset of
24839  * the features returned from MC_CMD_VIRTIO_GET_FEATURES. Features are per-
24840  * queue because with vDPA multiple queues on the same function can be passed
24841  * through to different virtual hosts as independent devices.
24842  */
24843 #define MC_CMD_VIRTIO_INIT_QUEUE_REQ_FEATURES_OFST 48
24844 #define MC_CMD_VIRTIO_INIT_QUEUE_REQ_FEATURES_LEN 8
24845 #define MC_CMD_VIRTIO_INIT_QUEUE_REQ_FEATURES_LO_OFST 48
24846 #define MC_CMD_VIRTIO_INIT_QUEUE_REQ_FEATURES_HI_OFST 52
24847 /*            Enum values, see field(s): */
24848 /*               MC_CMD_VIRTIO_GET_FEATURES/MC_CMD_VIRTIO_GET_FEATURES_OUT/FEATURES */
24849 /* The initial producer index for this queue's used ring. If this queue is
24850  * being created to be migrated into, this should be the FINAL_PIDX value
24851  * returned by MC_CMD_VIRTIO_FINI_QUEUE of the queue being migrated from.
24852  * Otherwise, it should be zero.
24853  */
24854 #define MC_CMD_VIRTIO_INIT_QUEUE_REQ_INITIAL_PIDX_OFST 56
24855 #define MC_CMD_VIRTIO_INIT_QUEUE_REQ_INITIAL_PIDX_LEN 4
24856 /* The initial consumer index for this queue's available ring. If this queue is
24857  * being created to be migrated into, this should be the FINAL_CIDX value
24858  * returned by MC_CMD_VIRTIO_FINI_QUEUE of the queue being migrated from.
24859  * Otherwise, it should be zero.
24860  */
24861 #define MC_CMD_VIRTIO_INIT_QUEUE_REQ_INITIAL_CIDX_OFST 60
24862 #define MC_CMD_VIRTIO_INIT_QUEUE_REQ_INITIAL_CIDX_LEN 4
24863 /* A MAE_MPORT_SELECTOR defining which mport this queue should be associated
24864  * with. Use MAE_MPORT_SELECTOR_ASSIGNED to request the default mport for the
24865  * function this queue is being created on.
24866  */
24867 #define MC_CMD_VIRTIO_INIT_QUEUE_REQ_MPORT_SELECTOR_OFST 64
24868 #define MC_CMD_VIRTIO_INIT_QUEUE_REQ_MPORT_SELECTOR_LEN 4
24869
24870 /* MC_CMD_VIRTIO_INIT_QUEUE_RESP msgresponse */
24871 #define MC_CMD_VIRTIO_INIT_QUEUE_RESP_LEN 0
24872
24873
24874 /***********************************/
24875 /* MC_CMD_VIRTIO_FINI_QUEUE
24876  * Destroy a virtio virtqueue
24877  */
24878 #define MC_CMD_VIRTIO_FINI_QUEUE 0x16b
24879 #undef  MC_CMD_0x16b_PRIVILEGE_CTG
24880
24881 #define MC_CMD_0x16b_PRIVILEGE_CTG SRIOV_CTG_GENERAL
24882
24883 /* MC_CMD_VIRTIO_FINI_QUEUE_REQ msgrequest */
24884 #define MC_CMD_VIRTIO_FINI_QUEUE_REQ_LEN 8
24885 /* Type of virtqueue to destroy. */
24886 #define MC_CMD_VIRTIO_FINI_QUEUE_REQ_QUEUE_TYPE_OFST 0
24887 #define MC_CMD_VIRTIO_FINI_QUEUE_REQ_QUEUE_TYPE_LEN 1
24888 /*            Enum values, see field(s): */
24889 /*               MC_CMD_VIRTIO_INIT_QUEUE/MC_CMD_VIRTIO_INIT_QUEUE_REQ/QUEUE_TYPE */
24890 #define MC_CMD_VIRTIO_FINI_QUEUE_REQ_RESERVED_OFST 1
24891 #define MC_CMD_VIRTIO_FINI_QUEUE_REQ_RESERVED_LEN 1
24892 /* If the calling function is a PF and this field is not VF_NULL, destroy the
24893  * queue on the specified child VF instead of on the PF.
24894  */
24895 #define MC_CMD_VIRTIO_FINI_QUEUE_REQ_TARGET_VF_OFST 2
24896 #define MC_CMD_VIRTIO_FINI_QUEUE_REQ_TARGET_VF_LEN 2
24897 /* enum: No VF, destroy the queue on the PF. */
24898 #define MC_CMD_VIRTIO_FINI_QUEUE_REQ_VF_NULL 0xffff
24899 /* Instance to destroy */
24900 #define MC_CMD_VIRTIO_FINI_QUEUE_REQ_INSTANCE_OFST 4
24901 #define MC_CMD_VIRTIO_FINI_QUEUE_REQ_INSTANCE_LEN 4
24902
24903 /* MC_CMD_VIRTIO_FINI_QUEUE_RESP msgresponse */
24904 #define MC_CMD_VIRTIO_FINI_QUEUE_RESP_LEN 8
24905 /* The producer index of the used ring when the queue was stopped. */
24906 #define MC_CMD_VIRTIO_FINI_QUEUE_RESP_FINAL_PIDX_OFST 0
24907 #define MC_CMD_VIRTIO_FINI_QUEUE_RESP_FINAL_PIDX_LEN 4
24908 /* The consumer index of the available ring when the queue was stopped. */
24909 #define MC_CMD_VIRTIO_FINI_QUEUE_RESP_FINAL_CIDX_OFST 4
24910 #define MC_CMD_VIRTIO_FINI_QUEUE_RESP_FINAL_CIDX_LEN 4
24911
24912
24913 /***********************************/
24914 /* MC_CMD_VIRTIO_GET_DOORBELL_OFFSET
24915  * Get the offset in the BAR of the doorbells for a VI. Doesn't require the
24916  * queue(s) to be allocated.
24917  */
24918 #define MC_CMD_VIRTIO_GET_DOORBELL_OFFSET 0x16c
24919 #undef  MC_CMD_0x16c_PRIVILEGE_CTG
24920
24921 #define MC_CMD_0x16c_PRIVILEGE_CTG SRIOV_CTG_GENERAL
24922
24923 /* MC_CMD_VIRTIO_GET_DOORBELL_OFFSET_REQ msgrequest */
24924 #define MC_CMD_VIRTIO_GET_DOORBELL_OFFSET_REQ_LEN 8
24925 /* Type of device to get information for. Matches the device id as defined by
24926  * the virtio spec.
24927  */
24928 #define MC_CMD_VIRTIO_GET_DOORBELL_OFFSET_REQ_DEVICE_ID_OFST 0
24929 #define MC_CMD_VIRTIO_GET_DOORBELL_OFFSET_REQ_DEVICE_ID_LEN 1
24930 /*            Enum values, see field(s): */
24931 /*               MC_CMD_VIRTIO_GET_FEATURES/MC_CMD_VIRTIO_GET_FEATURES_IN/DEVICE_ID */
24932 #define MC_CMD_VIRTIO_GET_DOORBELL_OFFSET_REQ_RESERVED_OFST 1
24933 #define MC_CMD_VIRTIO_GET_DOORBELL_OFFSET_REQ_RESERVED_LEN 1
24934 /* If the calling function is a PF and this field is not VF_NULL, query the VI
24935  * on the specified child VF instead of on the PF.
24936  */
24937 #define MC_CMD_VIRTIO_GET_DOORBELL_OFFSET_REQ_TARGET_VF_OFST 2
24938 #define MC_CMD_VIRTIO_GET_DOORBELL_OFFSET_REQ_TARGET_VF_LEN 2
24939 /* enum: No VF, query the PF. */
24940 #define MC_CMD_VIRTIO_GET_DOORBELL_OFFSET_REQ_VF_NULL 0xffff
24941 /* VI instance to query */
24942 #define MC_CMD_VIRTIO_GET_DOORBELL_OFFSET_REQ_INSTANCE_OFST 4
24943 #define MC_CMD_VIRTIO_GET_DOORBELL_OFFSET_REQ_INSTANCE_LEN 4
24944
24945 /* MC_CMD_VIRTIO_GET_NET_DOORBELL_OFFSET_RESP msgresponse */
24946 #define MC_CMD_VIRTIO_GET_NET_DOORBELL_OFFSET_RESP_LEN 8
24947 /* Offset of RX doorbell in BAR */
24948 #define MC_CMD_VIRTIO_GET_NET_DOORBELL_OFFSET_RESP_RX_DBL_OFFSET_OFST 0
24949 #define MC_CMD_VIRTIO_GET_NET_DOORBELL_OFFSET_RESP_RX_DBL_OFFSET_LEN 4
24950 /* Offset of TX doorbell in BAR */
24951 #define MC_CMD_VIRTIO_GET_NET_DOORBELL_OFFSET_RESP_TX_DBL_OFFSET_OFST 4
24952 #define MC_CMD_VIRTIO_GET_NET_DOORBELL_OFFSET_RESP_TX_DBL_OFFSET_LEN 4
24953
24954 /* MC_CMD_VIRTIO_GET_BLOCK_DOORBELL_OFFSET_RESP msgresponse */
24955 #define MC_CMD_VIRTIO_GET_BLOCK_DOORBELL_OFFSET_RESP_LEN 4
24956 /* Offset of request doorbell in BAR */
24957 #define MC_CMD_VIRTIO_GET_BLOCK_DOORBELL_OFFSET_RESP_DBL_OFFSET_OFST 0
24958 #define MC_CMD_VIRTIO_GET_BLOCK_DOORBELL_OFFSET_RESP_DBL_OFFSET_LEN 4
24959
24960 /* PCIE_FUNCTION structuredef: Structure representing a PCIe function ID
24961  * (interface/PF/VF tuple)
24962  */
24963 #define PCIE_FUNCTION_LEN 8
24964 /* PCIe PF function number */
24965 #define PCIE_FUNCTION_PF_OFST 0
24966 #define PCIE_FUNCTION_PF_LEN 2
24967 /* enum: Wildcard value representing any available function (e.g in resource
24968  * allocation requests)
24969  */
24970 #define PCIE_FUNCTION_PF_ANY 0xfffe
24971 /* enum: Value representing invalid (null) function */
24972 #define PCIE_FUNCTION_PF_NULL 0xffff
24973 #define PCIE_FUNCTION_PF_LBN 0
24974 #define PCIE_FUNCTION_PF_WIDTH 16
24975 /* PCIe VF Function number (PF relative) */
24976 #define PCIE_FUNCTION_VF_OFST 2
24977 #define PCIE_FUNCTION_VF_LEN 2
24978 /* enum: Wildcard value representing any available function (e.g in resource
24979  * allocation requests)
24980  */
24981 #define PCIE_FUNCTION_VF_ANY 0xfffe
24982 /* enum: Function is a PF (when PF != PF_NULL) or invalid function (when PF ==
24983  * PF_NULL)
24984  */
24985 #define PCIE_FUNCTION_VF_NULL 0xffff
24986 #define PCIE_FUNCTION_VF_LBN 16
24987 #define PCIE_FUNCTION_VF_WIDTH 16
24988 /* PCIe interface of the function */
24989 #define PCIE_FUNCTION_INTF_OFST 4
24990 #define PCIE_FUNCTION_INTF_LEN 4
24991 /* enum: Host PCIe interface */
24992 #define PCIE_FUNCTION_INTF_HOST 0x0
24993 /* enum: Application Processor interface */
24994 #define PCIE_FUNCTION_INTF_AP 0x1
24995 #define PCIE_FUNCTION_INTF_LBN 32
24996 #define PCIE_FUNCTION_INTF_WIDTH 32
24997
24998
24999 /***********************************/
25000 /* MC_CMD_DESC_PROXY_FUNC_CREATE
25001  * Descriptor proxy functions are abstract devices that forward all request
25002  * submitted to the host PCIe function (descriptors submitted to Virtio or
25003  * EF100 queues) to be handled on another function (most commonly on the
25004  * embedded Application Processor), via EF100 descriptor proxy, memory-to-
25005  * memory and descriptor-to-completion mechanisms. Primary user is Virtio-blk
25006  * subsystem, see SF-122927-TC. This function allocates a new descriptor proxy
25007  * function on the host and assigns a user-defined label. The actual function
25008  * configuration is not persisted until the caller configures it with
25009  * MC_CMD_DESC_PROXY_FUNC_CONFIG_SET_IN and commits with
25010  * MC_CMD_DESC_PROXY_FUNC_COMMIT_IN.
25011  */
25012 #define MC_CMD_DESC_PROXY_FUNC_CREATE 0x172
25013 #undef  MC_CMD_0x172_PRIVILEGE_CTG
25014
25015 #define MC_CMD_0x172_PRIVILEGE_CTG SRIOV_CTG_ADMIN
25016
25017 /* MC_CMD_DESC_PROXY_FUNC_CREATE_IN msgrequest */
25018 #define MC_CMD_DESC_PROXY_FUNC_CREATE_IN_LEN 52
25019 /* PCIe Function ID to allocate (as struct PCIE_FUNCTION). Set to
25020  * {PF_ANY,VF_ANY,interface} for "any available function" Set to
25021  * {PF_ANY,VF_NULL,interface} for "any available PF"
25022  */
25023 #define MC_CMD_DESC_PROXY_FUNC_CREATE_IN_FUNC_OFST 0
25024 #define MC_CMD_DESC_PROXY_FUNC_CREATE_IN_FUNC_LEN 8
25025 #define MC_CMD_DESC_PROXY_FUNC_CREATE_IN_FUNC_LO_OFST 0
25026 #define MC_CMD_DESC_PROXY_FUNC_CREATE_IN_FUNC_HI_OFST 4
25027 /* The personality to set. The meanings of the personalities are defined in
25028  * SF-120734-TC with more information in SF-122717-TC. At present, we only
25029  * support proxying for VIRTIO_BLK
25030  */
25031 #define MC_CMD_DESC_PROXY_FUNC_CREATE_IN_PERSONALITY_OFST 8
25032 #define MC_CMD_DESC_PROXY_FUNC_CREATE_IN_PERSONALITY_LEN 4
25033 /*            Enum values, see field(s): */
25034 /*               FUNCTION_PERSONALITY/ID */
25035 /* User-defined label (zero-terminated ASCII string) to uniquely identify the
25036  * function
25037  */
25038 #define MC_CMD_DESC_PROXY_FUNC_CREATE_IN_LABEL_OFST 12
25039 #define MC_CMD_DESC_PROXY_FUNC_CREATE_IN_LABEL_LEN 40
25040
25041 /* MC_CMD_DESC_PROXY_FUNC_CREATE_OUT msgresponse */
25042 #define MC_CMD_DESC_PROXY_FUNC_CREATE_OUT_LEN 12
25043 /* Handle to the descriptor proxy function */
25044 #define MC_CMD_DESC_PROXY_FUNC_CREATE_OUT_HANDLE_OFST 0
25045 #define MC_CMD_DESC_PROXY_FUNC_CREATE_OUT_HANDLE_LEN 4
25046 /* Allocated function ID (as struct PCIE_FUNCTION) */
25047 #define MC_CMD_DESC_PROXY_FUNC_CREATE_OUT_FUNC_OFST 4
25048 #define MC_CMD_DESC_PROXY_FUNC_CREATE_OUT_FUNC_LEN 8
25049 #define MC_CMD_DESC_PROXY_FUNC_CREATE_OUT_FUNC_LO_OFST 4
25050 #define MC_CMD_DESC_PROXY_FUNC_CREATE_OUT_FUNC_HI_OFST 8
25051
25052
25053 /***********************************/
25054 /* MC_CMD_DESC_PROXY_FUNC_DESTROY
25055  * Remove an existing descriptor proxy function. Underlying function
25056  * personality and configuration reverts back to factory default. Function
25057  * configuration is committed immediately to specified store and any function
25058  * ownership is released.
25059  */
25060 #define MC_CMD_DESC_PROXY_FUNC_DESTROY 0x173
25061 #undef  MC_CMD_0x173_PRIVILEGE_CTG
25062
25063 #define MC_CMD_0x173_PRIVILEGE_CTG SRIOV_CTG_ADMIN
25064
25065 /* MC_CMD_DESC_PROXY_FUNC_DESTROY_IN msgrequest */
25066 #define MC_CMD_DESC_PROXY_FUNC_DESTROY_IN_LEN 44
25067 /* User-defined label (zero-terminated ASCII string) to uniquely identify the
25068  * function
25069  */
25070 #define MC_CMD_DESC_PROXY_FUNC_DESTROY_IN_LABEL_OFST 0
25071 #define MC_CMD_DESC_PROXY_FUNC_DESTROY_IN_LABEL_LEN 40
25072 /* Store from which to remove function configuration */
25073 #define MC_CMD_DESC_PROXY_FUNC_DESTROY_IN_STORE_OFST 40
25074 #define MC_CMD_DESC_PROXY_FUNC_DESTROY_IN_STORE_LEN 4
25075 /*            Enum values, see field(s): */
25076 /*               MC_CMD_DESC_PROXY_FUNC_COMMIT/MC_CMD_DESC_PROXY_FUNC_COMMIT_IN/STORE */
25077
25078 /* MC_CMD_DESC_PROXY_FUNC_DESTROY_OUT msgresponse */
25079 #define MC_CMD_DESC_PROXY_FUNC_DESTROY_OUT_LEN 0
25080
25081 /* VIRTIO_BLK_CONFIG structuredef: Virtio block device configuration. See
25082  * Virtio specification v1.1, Sections 5.2.3 and 6 for definition of feature
25083  * bits. See Virtio specification v1.1, Section 5.2.4 (struct
25084  * virtio_blk_config) for definition of remaining configuration fields
25085  */
25086 #define VIRTIO_BLK_CONFIG_LEN 68
25087 /* Virtio block device features to advertise, per Virtio 1.1, 5.2.3 and 6 */
25088 #define VIRTIO_BLK_CONFIG_FEATURES_OFST 0
25089 #define VIRTIO_BLK_CONFIG_FEATURES_LEN 8
25090 #define VIRTIO_BLK_CONFIG_FEATURES_LO_OFST 0
25091 #define VIRTIO_BLK_CONFIG_FEATURES_HI_OFST 4
25092 #define VIRTIO_BLK_CONFIG_VIRTIO_BLK_F_BARRIER_OFST 0
25093 #define VIRTIO_BLK_CONFIG_VIRTIO_BLK_F_BARRIER_LBN 0
25094 #define VIRTIO_BLK_CONFIG_VIRTIO_BLK_F_BARRIER_WIDTH 1
25095 #define VIRTIO_BLK_CONFIG_VIRTIO_BLK_F_SIZE_MAX_OFST 0
25096 #define VIRTIO_BLK_CONFIG_VIRTIO_BLK_F_SIZE_MAX_LBN 1
25097 #define VIRTIO_BLK_CONFIG_VIRTIO_BLK_F_SIZE_MAX_WIDTH 1
25098 #define VIRTIO_BLK_CONFIG_VIRTIO_BLK_F_SEG_MAX_OFST 0
25099 #define VIRTIO_BLK_CONFIG_VIRTIO_BLK_F_SEG_MAX_LBN 2
25100 #define VIRTIO_BLK_CONFIG_VIRTIO_BLK_F_SEG_MAX_WIDTH 1
25101 #define VIRTIO_BLK_CONFIG_VIRTIO_BLK_F_GEOMETRY_OFST 0
25102 #define VIRTIO_BLK_CONFIG_VIRTIO_BLK_F_GEOMETRY_LBN 4
25103 #define VIRTIO_BLK_CONFIG_VIRTIO_BLK_F_GEOMETRY_WIDTH 1
25104 #define VIRTIO_BLK_CONFIG_VIRTIO_BLK_F_RO_OFST 0
25105 #define VIRTIO_BLK_CONFIG_VIRTIO_BLK_F_RO_LBN 5
25106 #define VIRTIO_BLK_CONFIG_VIRTIO_BLK_F_RO_WIDTH 1
25107 #define VIRTIO_BLK_CONFIG_VIRTIO_BLK_F_BLK_SIZE_OFST 0
25108 #define VIRTIO_BLK_CONFIG_VIRTIO_BLK_F_BLK_SIZE_LBN 6
25109 #define VIRTIO_BLK_CONFIG_VIRTIO_BLK_F_BLK_SIZE_WIDTH 1
25110 #define VIRTIO_BLK_CONFIG_VIRTIO_BLK_F_SCSI_OFST 0
25111 #define VIRTIO_BLK_CONFIG_VIRTIO_BLK_F_SCSI_LBN 7
25112 #define VIRTIO_BLK_CONFIG_VIRTIO_BLK_F_SCSI_WIDTH 1
25113 #define VIRTIO_BLK_CONFIG_VIRTIO_BLK_F_FLUSH_OFST 0
25114 #define VIRTIO_BLK_CONFIG_VIRTIO_BLK_F_FLUSH_LBN 9
25115 #define VIRTIO_BLK_CONFIG_VIRTIO_BLK_F_FLUSH_WIDTH 1
25116 #define VIRTIO_BLK_CONFIG_VIRTIO_BLK_F_TOPOLOGY_OFST 0
25117 #define VIRTIO_BLK_CONFIG_VIRTIO_BLK_F_TOPOLOGY_LBN 10
25118 #define VIRTIO_BLK_CONFIG_VIRTIO_BLK_F_TOPOLOGY_WIDTH 1
25119 #define VIRTIO_BLK_CONFIG_VIRTIO_BLK_F_CONFIG_WCE_OFST 0
25120 #define VIRTIO_BLK_CONFIG_VIRTIO_BLK_F_CONFIG_WCE_LBN 11
25121 #define VIRTIO_BLK_CONFIG_VIRTIO_BLK_F_CONFIG_WCE_WIDTH 1
25122 #define VIRTIO_BLK_CONFIG_VIRTIO_BLK_F_MQ_OFST 0
25123 #define VIRTIO_BLK_CONFIG_VIRTIO_BLK_F_MQ_LBN 12
25124 #define VIRTIO_BLK_CONFIG_VIRTIO_BLK_F_MQ_WIDTH 1
25125 #define VIRTIO_BLK_CONFIG_VIRTIO_BLK_F_DISCARD_OFST 0
25126 #define VIRTIO_BLK_CONFIG_VIRTIO_BLK_F_DISCARD_LBN 13
25127 #define VIRTIO_BLK_CONFIG_VIRTIO_BLK_F_DISCARD_WIDTH 1
25128 #define VIRTIO_BLK_CONFIG_VIRTIO_BLK_F_WRITE_ZEROES_OFST 0
25129 #define VIRTIO_BLK_CONFIG_VIRTIO_BLK_F_WRITE_ZEROES_LBN 14
25130 #define VIRTIO_BLK_CONFIG_VIRTIO_BLK_F_WRITE_ZEROES_WIDTH 1
25131 #define VIRTIO_BLK_CONFIG_VIRTIO_F_RING_INDIRECT_DESC_OFST 0
25132 #define VIRTIO_BLK_CONFIG_VIRTIO_F_RING_INDIRECT_DESC_LBN 28
25133 #define VIRTIO_BLK_CONFIG_VIRTIO_F_RING_INDIRECT_DESC_WIDTH 1
25134 #define VIRTIO_BLK_CONFIG_VIRTIO_F_RING_EVENT_IDX_OFST 0
25135 #define VIRTIO_BLK_CONFIG_VIRTIO_F_RING_EVENT_IDX_LBN 29
25136 #define VIRTIO_BLK_CONFIG_VIRTIO_F_RING_EVENT_IDX_WIDTH 1
25137 #define VIRTIO_BLK_CONFIG_VIRTIO_F_VERSION_1_OFST 0
25138 #define VIRTIO_BLK_CONFIG_VIRTIO_F_VERSION_1_LBN 32
25139 #define VIRTIO_BLK_CONFIG_VIRTIO_F_VERSION_1_WIDTH 1
25140 #define VIRTIO_BLK_CONFIG_VIRTIO_F_ACCESS_PLATFORM_OFST 0
25141 #define VIRTIO_BLK_CONFIG_VIRTIO_F_ACCESS_PLATFORM_LBN 33
25142 #define VIRTIO_BLK_CONFIG_VIRTIO_F_ACCESS_PLATFORM_WIDTH 1
25143 #define VIRTIO_BLK_CONFIG_VIRTIO_F_RING_PACKED_OFST 0
25144 #define VIRTIO_BLK_CONFIG_VIRTIO_F_RING_PACKED_LBN 34
25145 #define VIRTIO_BLK_CONFIG_VIRTIO_F_RING_PACKED_WIDTH 1
25146 #define VIRTIO_BLK_CONFIG_VIRTIO_F_IN_ORDER_OFST 0
25147 #define VIRTIO_BLK_CONFIG_VIRTIO_F_IN_ORDER_LBN 35
25148 #define VIRTIO_BLK_CONFIG_VIRTIO_F_IN_ORDER_WIDTH 1
25149 #define VIRTIO_BLK_CONFIG_VIRTIO_F_ORDER_PLATFORM_OFST 0
25150 #define VIRTIO_BLK_CONFIG_VIRTIO_F_ORDER_PLATFORM_LBN 36
25151 #define VIRTIO_BLK_CONFIG_VIRTIO_F_ORDER_PLATFORM_WIDTH 1
25152 #define VIRTIO_BLK_CONFIG_VIRTIO_F_SR_IOV_OFST 0
25153 #define VIRTIO_BLK_CONFIG_VIRTIO_F_SR_IOV_LBN 37
25154 #define VIRTIO_BLK_CONFIG_VIRTIO_F_SR_IOV_WIDTH 1
25155 #define VIRTIO_BLK_CONFIG_VIRTIO_F_NOTIFICATION_DATA_OFST 0
25156 #define VIRTIO_BLK_CONFIG_VIRTIO_F_NOTIFICATION_DATA_LBN 38
25157 #define VIRTIO_BLK_CONFIG_VIRTIO_F_NOTIFICATION_DATA_WIDTH 1
25158 #define VIRTIO_BLK_CONFIG_FEATURES_LBN 0
25159 #define VIRTIO_BLK_CONFIG_FEATURES_WIDTH 64
25160 /* The capacity of the device (expressed in 512-byte sectors) */
25161 #define VIRTIO_BLK_CONFIG_CAPACITY_OFST 8
25162 #define VIRTIO_BLK_CONFIG_CAPACITY_LEN 8
25163 #define VIRTIO_BLK_CONFIG_CAPACITY_LO_OFST 8
25164 #define VIRTIO_BLK_CONFIG_CAPACITY_HI_OFST 12
25165 #define VIRTIO_BLK_CONFIG_CAPACITY_LBN 64
25166 #define VIRTIO_BLK_CONFIG_CAPACITY_WIDTH 64
25167 /* Maximum size of any single segment. Only valid when VIRTIO_BLK_F_SIZE_MAX is
25168  * set.
25169  */
25170 #define VIRTIO_BLK_CONFIG_SIZE_MAX_OFST 16
25171 #define VIRTIO_BLK_CONFIG_SIZE_MAX_LEN 4
25172 #define VIRTIO_BLK_CONFIG_SIZE_MAX_LBN 128
25173 #define VIRTIO_BLK_CONFIG_SIZE_MAX_WIDTH 32
25174 /* Maximum number of segments in a request. Only valid when
25175  * VIRTIO_BLK_F_SEG_MAX is set.
25176  */
25177 #define VIRTIO_BLK_CONFIG_SEG_MAX_OFST 20
25178 #define VIRTIO_BLK_CONFIG_SEG_MAX_LEN 4
25179 #define VIRTIO_BLK_CONFIG_SEG_MAX_LBN 160
25180 #define VIRTIO_BLK_CONFIG_SEG_MAX_WIDTH 32
25181 /* Disk-style geometry - cylinders. Only valid when VIRTIO_BLK_F_GEOMETRY is
25182  * set.
25183  */
25184 #define VIRTIO_BLK_CONFIG_CYLINDERS_OFST 24
25185 #define VIRTIO_BLK_CONFIG_CYLINDERS_LEN 2
25186 #define VIRTIO_BLK_CONFIG_CYLINDERS_LBN 192
25187 #define VIRTIO_BLK_CONFIG_CYLINDERS_WIDTH 16
25188 /* Disk-style geometry - heads. Only valid when VIRTIO_BLK_F_GEOMETRY is set.
25189  */
25190 #define VIRTIO_BLK_CONFIG_HEADS_OFST 26
25191 #define VIRTIO_BLK_CONFIG_HEADS_LEN 1
25192 #define VIRTIO_BLK_CONFIG_HEADS_LBN 208
25193 #define VIRTIO_BLK_CONFIG_HEADS_WIDTH 8
25194 /* Disk-style geometry - sectors. Only valid when VIRTIO_BLK_F_GEOMETRY is set.
25195  */
25196 #define VIRTIO_BLK_CONFIG_SECTORS_OFST 27
25197 #define VIRTIO_BLK_CONFIG_SECTORS_LEN 1
25198 #define VIRTIO_BLK_CONFIG_SECTORS_LBN 216
25199 #define VIRTIO_BLK_CONFIG_SECTORS_WIDTH 8
25200 /* Block size of disk. Only valid when VIRTIO_BLK_F_BLK_SIZE is set. */
25201 #define VIRTIO_BLK_CONFIG_BLK_SIZE_OFST 28
25202 #define VIRTIO_BLK_CONFIG_BLK_SIZE_LEN 4
25203 #define VIRTIO_BLK_CONFIG_BLK_SIZE_LBN 224
25204 #define VIRTIO_BLK_CONFIG_BLK_SIZE_WIDTH 32
25205 /* Block topology - number of logical blocks per physical block (log2). Only
25206  * valid when VIRTIO_BLK_F_TOPOLOGY is set.
25207  */
25208 #define VIRTIO_BLK_CONFIG_PHYSICAL_BLOCK_EXP_OFST 32
25209 #define VIRTIO_BLK_CONFIG_PHYSICAL_BLOCK_EXP_LEN 1
25210 #define VIRTIO_BLK_CONFIG_PHYSICAL_BLOCK_EXP_LBN 256
25211 #define VIRTIO_BLK_CONFIG_PHYSICAL_BLOCK_EXP_WIDTH 8
25212 /* Block topology - offset of first aligned logical block. Only valid when
25213  * VIRTIO_BLK_F_TOPOLOGY is set.
25214  */
25215 #define VIRTIO_BLK_CONFIG_ALIGNMENT_OFFSET_OFST 33
25216 #define VIRTIO_BLK_CONFIG_ALIGNMENT_OFFSET_LEN 1
25217 #define VIRTIO_BLK_CONFIG_ALIGNMENT_OFFSET_LBN 264
25218 #define VIRTIO_BLK_CONFIG_ALIGNMENT_OFFSET_WIDTH 8
25219 /* Block topology - suggested minimum I/O size in blocks. Only valid when
25220  * VIRTIO_BLK_F_TOPOLOGY is set.
25221  */
25222 #define VIRTIO_BLK_CONFIG_MIN_IO_SIZE_OFST 34
25223 #define VIRTIO_BLK_CONFIG_MIN_IO_SIZE_LEN 2
25224 #define VIRTIO_BLK_CONFIG_MIN_IO_SIZE_LBN 272
25225 #define VIRTIO_BLK_CONFIG_MIN_IO_SIZE_WIDTH 16
25226 /* Block topology - optimal (suggested maximum) I/O size in blocks. Only valid
25227  * when VIRTIO_BLK_F_TOPOLOGY is set.
25228  */
25229 #define VIRTIO_BLK_CONFIG_OPT_IO_SIZE_OFST 36
25230 #define VIRTIO_BLK_CONFIG_OPT_IO_SIZE_LEN 4
25231 #define VIRTIO_BLK_CONFIG_OPT_IO_SIZE_LBN 288
25232 #define VIRTIO_BLK_CONFIG_OPT_IO_SIZE_WIDTH 32
25233 /* Unused, set to zero. Note that virtio_blk_config.writeback is volatile and
25234  * not carried in config data.
25235  */
25236 #define VIRTIO_BLK_CONFIG_UNUSED0_OFST 40
25237 #define VIRTIO_BLK_CONFIG_UNUSED0_LEN 2
25238 #define VIRTIO_BLK_CONFIG_UNUSED0_LBN 320
25239 #define VIRTIO_BLK_CONFIG_UNUSED0_WIDTH 16
25240 /* Number of queues. Only valid if the VIRTIO_BLK_F_MQ feature is negotiated.
25241  */
25242 #define VIRTIO_BLK_CONFIG_NUM_QUEUES_OFST 42
25243 #define VIRTIO_BLK_CONFIG_NUM_QUEUES_LEN 2
25244 #define VIRTIO_BLK_CONFIG_NUM_QUEUES_LBN 336
25245 #define VIRTIO_BLK_CONFIG_NUM_QUEUES_WIDTH 16
25246 /* Maximum discard sectors size, in 512-byte units. Only valid if
25247  * VIRTIO_BLK_F_DISCARD is set.
25248  */
25249 #define VIRTIO_BLK_CONFIG_MAX_DISCARD_SECTORS_OFST 44
25250 #define VIRTIO_BLK_CONFIG_MAX_DISCARD_SECTORS_LEN 4
25251 #define VIRTIO_BLK_CONFIG_MAX_DISCARD_SECTORS_LBN 352
25252 #define VIRTIO_BLK_CONFIG_MAX_DISCARD_SECTORS_WIDTH 32
25253 /* Maximum discard segment number. Only valid if VIRTIO_BLK_F_DISCARD is set.
25254  */
25255 #define VIRTIO_BLK_CONFIG_MAX_DISCARD_SEG_OFST 48
25256 #define VIRTIO_BLK_CONFIG_MAX_DISCARD_SEG_LEN 4
25257 #define VIRTIO_BLK_CONFIG_MAX_DISCARD_SEG_LBN 384
25258 #define VIRTIO_BLK_CONFIG_MAX_DISCARD_SEG_WIDTH 32
25259 /* Discard sector alignment, in 512-byte units. Only valid if
25260  * VIRTIO_BLK_F_DISCARD is set.
25261  */
25262 #define VIRTIO_BLK_CONFIG_DISCARD_SECTOR_ALIGNMENT_OFST 52
25263 #define VIRTIO_BLK_CONFIG_DISCARD_SECTOR_ALIGNMENT_LEN 4
25264 #define VIRTIO_BLK_CONFIG_DISCARD_SECTOR_ALIGNMENT_LBN 416
25265 #define VIRTIO_BLK_CONFIG_DISCARD_SECTOR_ALIGNMENT_WIDTH 32
25266 /* Maximum write zeroes sectors size, in 512-byte units. Only valid if
25267  * VIRTIO_BLK_F_WRITE_ZEROES is set.
25268  */
25269 #define VIRTIO_BLK_CONFIG_MAX_WRITE_ZEROES_SECTORS_OFST 56
25270 #define VIRTIO_BLK_CONFIG_MAX_WRITE_ZEROES_SECTORS_LEN 4
25271 #define VIRTIO_BLK_CONFIG_MAX_WRITE_ZEROES_SECTORS_LBN 448
25272 #define VIRTIO_BLK_CONFIG_MAX_WRITE_ZEROES_SECTORS_WIDTH 32
25273 /* Maximum write zeroes segment number. Only valid if VIRTIO_BLK_F_WRITE_ZEROES
25274  * is set.
25275  */
25276 #define VIRTIO_BLK_CONFIG_MAX_WRITE_ZEROES_SEG_OFST 60
25277 #define VIRTIO_BLK_CONFIG_MAX_WRITE_ZEROES_SEG_LEN 4
25278 #define VIRTIO_BLK_CONFIG_MAX_WRITE_ZEROES_SEG_LBN 480
25279 #define VIRTIO_BLK_CONFIG_MAX_WRITE_ZEROES_SEG_WIDTH 32
25280 /* Write zeroes request can result in deallocating one or more sectors. Only
25281  * valid if VIRTIO_BLK_F_WRITE_ZEROES is set.
25282  */
25283 #define VIRTIO_BLK_CONFIG_WRITE_ZEROES_MAY_UNMAP_OFST 64
25284 #define VIRTIO_BLK_CONFIG_WRITE_ZEROES_MAY_UNMAP_LEN 1
25285 #define VIRTIO_BLK_CONFIG_WRITE_ZEROES_MAY_UNMAP_LBN 512
25286 #define VIRTIO_BLK_CONFIG_WRITE_ZEROES_MAY_UNMAP_WIDTH 8
25287 /* Unused, set to zero. */
25288 #define VIRTIO_BLK_CONFIG_UNUSED1_OFST 65
25289 #define VIRTIO_BLK_CONFIG_UNUSED1_LEN 3
25290 #define VIRTIO_BLK_CONFIG_UNUSED1_LBN 520
25291 #define VIRTIO_BLK_CONFIG_UNUSED1_WIDTH 24
25292
25293
25294 /***********************************/
25295 /* MC_CMD_DESC_PROXY_FUNC_CONFIG_SET
25296  * Set configuration for an existing descriptor proxy function. Configuration
25297  * data must match function personality. The actual function configuration is
25298  * not persisted until the caller commits with MC_CMD_DESC_PROXY_FUNC_COMMIT_IN
25299  */
25300 #define MC_CMD_DESC_PROXY_FUNC_CONFIG_SET 0x174
25301 #undef  MC_CMD_0x174_PRIVILEGE_CTG
25302
25303 #define MC_CMD_0x174_PRIVILEGE_CTG SRIOV_CTG_ADMIN
25304
25305 /* MC_CMD_DESC_PROXY_FUNC_CONFIG_SET_IN msgrequest */
25306 #define MC_CMD_DESC_PROXY_FUNC_CONFIG_SET_IN_LENMIN 20
25307 #define MC_CMD_DESC_PROXY_FUNC_CONFIG_SET_IN_LENMAX 252
25308 #define MC_CMD_DESC_PROXY_FUNC_CONFIG_SET_IN_LENMAX_MCDI2 1020
25309 #define MC_CMD_DESC_PROXY_FUNC_CONFIG_SET_IN_LEN(num) (20+1*(num))
25310 #define MC_CMD_DESC_PROXY_FUNC_CONFIG_SET_IN_CONFIG_NUM(len) (((len)-20)/1)
25311 /* Handle to descriptor proxy function (as returned by
25312  * MC_CMD_DESC_PROXY_FUNC_OPEN)
25313  */
25314 #define MC_CMD_DESC_PROXY_FUNC_CONFIG_SET_IN_HANDLE_OFST 0
25315 #define MC_CMD_DESC_PROXY_FUNC_CONFIG_SET_IN_HANDLE_LEN 4
25316 /* Reserved for future extension, set to zero. */
25317 #define MC_CMD_DESC_PROXY_FUNC_CONFIG_SET_IN_RESERVED_OFST 4
25318 #define MC_CMD_DESC_PROXY_FUNC_CONFIG_SET_IN_RESERVED_LEN 16
25319 /* Configuration data. Format of configuration data is determined implicitly
25320  * from function personality referred to by HANDLE. Currently, only supported
25321  * format is VIRTIO_BLK_CONFIG.
25322  */
25323 #define MC_CMD_DESC_PROXY_FUNC_CONFIG_SET_IN_CONFIG_OFST 20
25324 #define MC_CMD_DESC_PROXY_FUNC_CONFIG_SET_IN_CONFIG_LEN 1
25325 #define MC_CMD_DESC_PROXY_FUNC_CONFIG_SET_IN_CONFIG_MINNUM 0
25326 #define MC_CMD_DESC_PROXY_FUNC_CONFIG_SET_IN_CONFIG_MAXNUM 232
25327 #define MC_CMD_DESC_PROXY_FUNC_CONFIG_SET_IN_CONFIG_MAXNUM_MCDI2 1000
25328
25329 /* MC_CMD_DESC_PROXY_FUNC_CONFIG_SET_OUT msgresponse */
25330 #define MC_CMD_DESC_PROXY_FUNC_CONFIG_SET_OUT_LEN 0
25331
25332
25333 /***********************************/
25334 /* MC_CMD_DESC_PROXY_FUNC_COMMIT
25335  * Commit function configuration to non-volatile or volatile store. Once
25336  * configuration is applied to hardware (which may happen immediately or on
25337  * next function/device reset) a DESC_PROXY_FUNC_CONFIG_SET MCDI event will be
25338  * delivered to callers MCDI event queue.
25339  */
25340 #define MC_CMD_DESC_PROXY_FUNC_COMMIT 0x175
25341 #undef  MC_CMD_0x175_PRIVILEGE_CTG
25342
25343 #define MC_CMD_0x175_PRIVILEGE_CTG SRIOV_CTG_ADMIN
25344
25345 /* MC_CMD_DESC_PROXY_FUNC_COMMIT_IN msgrequest */
25346 #define MC_CMD_DESC_PROXY_FUNC_COMMIT_IN_LEN 8
25347 /* Handle to descriptor proxy function (as returned by
25348  * MC_CMD_DESC_PROXY_FUNC_OPEN)
25349  */
25350 #define MC_CMD_DESC_PROXY_FUNC_COMMIT_IN_HANDLE_OFST 0
25351 #define MC_CMD_DESC_PROXY_FUNC_COMMIT_IN_HANDLE_LEN 4
25352 #define MC_CMD_DESC_PROXY_FUNC_COMMIT_IN_STORE_OFST 4
25353 #define MC_CMD_DESC_PROXY_FUNC_COMMIT_IN_STORE_LEN 4
25354 /* enum: Store into non-volatile (dynamic) config */
25355 #define MC_CMD_DESC_PROXY_FUNC_COMMIT_IN_NON_VOLATILE 0x0
25356 /* enum: Store into volatile (ephemeral) config */
25357 #define MC_CMD_DESC_PROXY_FUNC_COMMIT_IN_VOLATILE 0x1
25358
25359 /* MC_CMD_DESC_PROXY_FUNC_COMMIT_OUT msgresponse */
25360 #define MC_CMD_DESC_PROXY_FUNC_COMMIT_OUT_LEN 4
25361 /* Generation count to be delivered in an event once configuration becomes live
25362  */
25363 #define MC_CMD_DESC_PROXY_FUNC_COMMIT_OUT_CONFIG_GENERATION_OFST 0
25364 #define MC_CMD_DESC_PROXY_FUNC_COMMIT_OUT_CONFIG_GENERATION_LEN 4
25365
25366
25367 /***********************************/
25368 /* MC_CMD_DESC_PROXY_FUNC_OPEN
25369  * Retrieve a handle for an existing descriptor proxy function. Returns an
25370  * integer handle, valid until function is deallocated, MC rebooted or power-
25371  * cycle. Returns ENODEV if no function with given label exists.
25372  */
25373 #define MC_CMD_DESC_PROXY_FUNC_OPEN 0x176
25374 #undef  MC_CMD_0x176_PRIVILEGE_CTG
25375
25376 #define MC_CMD_0x176_PRIVILEGE_CTG SRIOV_CTG_ADMIN
25377
25378 /* MC_CMD_DESC_PROXY_FUNC_OPEN_IN msgrequest */
25379 #define MC_CMD_DESC_PROXY_FUNC_OPEN_IN_LEN 40
25380 /* User-defined label (zero-terminated ASCII string) to uniquely identify the
25381  * function
25382  */
25383 #define MC_CMD_DESC_PROXY_FUNC_OPEN_IN_LABEL_OFST 0
25384 #define MC_CMD_DESC_PROXY_FUNC_OPEN_IN_LABEL_LEN 40
25385
25386 /* MC_CMD_DESC_PROXY_FUNC_OPEN_OUT msgresponse */
25387 #define MC_CMD_DESC_PROXY_FUNC_OPEN_OUT_LENMIN 40
25388 #define MC_CMD_DESC_PROXY_FUNC_OPEN_OUT_LENMAX 252
25389 #define MC_CMD_DESC_PROXY_FUNC_OPEN_OUT_LENMAX_MCDI2 1020
25390 #define MC_CMD_DESC_PROXY_FUNC_OPEN_OUT_LEN(num) (40+1*(num))
25391 #define MC_CMD_DESC_PROXY_FUNC_OPEN_OUT_CONFIG_NUM(len) (((len)-40)/1)
25392 /* Handle to the descriptor proxy function */
25393 #define MC_CMD_DESC_PROXY_FUNC_OPEN_OUT_HANDLE_OFST 0
25394 #define MC_CMD_DESC_PROXY_FUNC_OPEN_OUT_HANDLE_LEN 4
25395 /* PCIe Function ID (as struct PCIE_FUNCTION) */
25396 #define MC_CMD_DESC_PROXY_FUNC_OPEN_OUT_FUNC_OFST 4
25397 #define MC_CMD_DESC_PROXY_FUNC_OPEN_OUT_FUNC_LEN 8
25398 #define MC_CMD_DESC_PROXY_FUNC_OPEN_OUT_FUNC_LO_OFST 4
25399 #define MC_CMD_DESC_PROXY_FUNC_OPEN_OUT_FUNC_HI_OFST 8
25400 /* Function personality */
25401 #define MC_CMD_DESC_PROXY_FUNC_OPEN_OUT_PERSONALITY_OFST 12
25402 #define MC_CMD_DESC_PROXY_FUNC_OPEN_OUT_PERSONALITY_LEN 4
25403 /*            Enum values, see field(s): */
25404 /*               FUNCTION_PERSONALITY/ID */
25405 /* Function configuration state */
25406 #define MC_CMD_DESC_PROXY_FUNC_OPEN_OUT_CONFIG_STATUS_OFST 16
25407 #define MC_CMD_DESC_PROXY_FUNC_OPEN_OUT_CONFIG_STATUS_LEN 4
25408 /* enum: Function configuration is visible to the host (live) */
25409 #define MC_CMD_DESC_PROXY_FUNC_OPEN_OUT_LIVE 0x0
25410 /* enum: Function configuration is pending reset */
25411 #define MC_CMD_DESC_PROXY_FUNC_OPEN_OUT_PENDING 0x1
25412 /* enum: Function configuration is missing (created, but no configuration
25413  * committed)
25414  */
25415 #define MC_CMD_DESC_PROXY_FUNC_OPEN_OUT_UNCONFIGURED 0x2
25416 /* Generation count to be delivered in an event once the configuration becomes
25417  * live (if status is "pending")
25418  */
25419 #define MC_CMD_DESC_PROXY_FUNC_OPEN_OUT_CONFIG_GENERATION_OFST 20
25420 #define MC_CMD_DESC_PROXY_FUNC_OPEN_OUT_CONFIG_GENERATION_LEN 4
25421 /* Reserved for future extension, set to zero. */
25422 #define MC_CMD_DESC_PROXY_FUNC_OPEN_OUT_RESERVED_OFST 24
25423 #define MC_CMD_DESC_PROXY_FUNC_OPEN_OUT_RESERVED_LEN 16
25424 /* Configuration data corresponding to function personality. Currently, only
25425  * supported format is VIRTIO_BLK_CONFIG. Not valid if status is UNCONFIGURED.
25426  */
25427 #define MC_CMD_DESC_PROXY_FUNC_OPEN_OUT_CONFIG_OFST 40
25428 #define MC_CMD_DESC_PROXY_FUNC_OPEN_OUT_CONFIG_LEN 1
25429 #define MC_CMD_DESC_PROXY_FUNC_OPEN_OUT_CONFIG_MINNUM 0
25430 #define MC_CMD_DESC_PROXY_FUNC_OPEN_OUT_CONFIG_MAXNUM 212
25431 #define MC_CMD_DESC_PROXY_FUNC_OPEN_OUT_CONFIG_MAXNUM_MCDI2 980
25432
25433
25434 /***********************************/
25435 /* MC_CMD_DESC_PROXY_FUNC_CLOSE
25436  * Releases a handle for an open descriptor proxy function. If proxying was
25437  * enabled on the device, the caller is expected to gracefully stop it using
25438  * MC_CMD_DESC_PROXY_FUNC_DISABLE prior to calling this function. Closing an
25439  * active device without disabling proxying will result in forced close, which
25440  * will put the device into a failed state and signal the host driver of the
25441  * error (for virtio, DEVICE_NEEDS_RESET flag would be set on the host side)
25442  */
25443 #define MC_CMD_DESC_PROXY_FUNC_CLOSE 0x1a1
25444 #undef  MC_CMD_0x1a1_PRIVILEGE_CTG
25445
25446 #define MC_CMD_0x1a1_PRIVILEGE_CTG SRIOV_CTG_ADMIN
25447
25448 /* MC_CMD_DESC_PROXY_FUNC_CLOSE_IN msgrequest */
25449 #define MC_CMD_DESC_PROXY_FUNC_CLOSE_IN_LEN 4
25450 /* Handle to the descriptor proxy function */
25451 #define MC_CMD_DESC_PROXY_FUNC_CLOSE_IN_HANDLE_OFST 0
25452 #define MC_CMD_DESC_PROXY_FUNC_CLOSE_IN_HANDLE_LEN 4
25453
25454 /* MC_CMD_DESC_PROXY_FUNC_CLOSE_OUT msgresponse */
25455 #define MC_CMD_DESC_PROXY_FUNC_CLOSE_OUT_LEN 0
25456
25457 /* DESC_PROXY_FUNC_MAP structuredef */
25458 #define DESC_PROXY_FUNC_MAP_LEN 52
25459 /* PCIe function ID (as struct PCIE_FUNCTION) */
25460 #define DESC_PROXY_FUNC_MAP_FUNC_OFST 0
25461 #define DESC_PROXY_FUNC_MAP_FUNC_LEN 8
25462 #define DESC_PROXY_FUNC_MAP_FUNC_LO_OFST 0
25463 #define DESC_PROXY_FUNC_MAP_FUNC_HI_OFST 4
25464 #define DESC_PROXY_FUNC_MAP_FUNC_LBN 0
25465 #define DESC_PROXY_FUNC_MAP_FUNC_WIDTH 64
25466 /* Function personality */
25467 #define DESC_PROXY_FUNC_MAP_PERSONALITY_OFST 8
25468 #define DESC_PROXY_FUNC_MAP_PERSONALITY_LEN 4
25469 /*            Enum values, see field(s): */
25470 /*               FUNCTION_PERSONALITY/ID */
25471 #define DESC_PROXY_FUNC_MAP_PERSONALITY_LBN 64
25472 #define DESC_PROXY_FUNC_MAP_PERSONALITY_WIDTH 32
25473 /* User-defined label (zero-terminated ASCII string) to uniquely identify the
25474  * function
25475  */
25476 #define DESC_PROXY_FUNC_MAP_LABEL_OFST 12
25477 #define DESC_PROXY_FUNC_MAP_LABEL_LEN 40
25478 #define DESC_PROXY_FUNC_MAP_LABEL_LBN 96
25479 #define DESC_PROXY_FUNC_MAP_LABEL_WIDTH 320
25480
25481
25482 /***********************************/
25483 /* MC_CMD_DESC_PROXY_FUNC_ENUM
25484  * Enumerate existing descriptor proxy functions
25485  */
25486 #define MC_CMD_DESC_PROXY_FUNC_ENUM 0x177
25487 #undef  MC_CMD_0x177_PRIVILEGE_CTG
25488
25489 #define MC_CMD_0x177_PRIVILEGE_CTG SRIOV_CTG_ADMIN
25490
25491 /* MC_CMD_DESC_PROXY_FUNC_ENUM_IN msgrequest */
25492 #define MC_CMD_DESC_PROXY_FUNC_ENUM_IN_LEN 4
25493 /* Starting index, set to 0 on first request. See
25494  * MC_CMD_DESC_PROXY_FUNC_ENUM_OUT/FLAGS.
25495  */
25496 #define MC_CMD_DESC_PROXY_FUNC_ENUM_IN_START_IDX_OFST 0
25497 #define MC_CMD_DESC_PROXY_FUNC_ENUM_IN_START_IDX_LEN 4
25498
25499 /* MC_CMD_DESC_PROXY_FUNC_ENUM_OUT msgresponse */
25500 #define MC_CMD_DESC_PROXY_FUNC_ENUM_OUT_LENMIN 4
25501 #define MC_CMD_DESC_PROXY_FUNC_ENUM_OUT_LENMAX 212
25502 #define MC_CMD_DESC_PROXY_FUNC_ENUM_OUT_LENMAX_MCDI2 992
25503 #define MC_CMD_DESC_PROXY_FUNC_ENUM_OUT_LEN(num) (4+52*(num))
25504 #define MC_CMD_DESC_PROXY_FUNC_ENUM_OUT_FUNC_MAP_NUM(len) (((len)-4)/52)
25505 #define MC_CMD_DESC_PROXY_FUNC_ENUM_OUT_FLAGS_OFST 0
25506 #define MC_CMD_DESC_PROXY_FUNC_ENUM_OUT_FLAGS_LEN 4
25507 #define MC_CMD_DESC_PROXY_FUNC_ENUM_OUT_MORE_DATA_OFST 0
25508 #define MC_CMD_DESC_PROXY_FUNC_ENUM_OUT_MORE_DATA_LBN 0
25509 #define MC_CMD_DESC_PROXY_FUNC_ENUM_OUT_MORE_DATA_WIDTH 1
25510 /* Function map, as array of DESC_PROXY_FUNC_MAP */
25511 #define MC_CMD_DESC_PROXY_FUNC_ENUM_OUT_FUNC_MAP_OFST 4
25512 #define MC_CMD_DESC_PROXY_FUNC_ENUM_OUT_FUNC_MAP_LEN 52
25513 #define MC_CMD_DESC_PROXY_FUNC_ENUM_OUT_FUNC_MAP_MINNUM 0
25514 #define MC_CMD_DESC_PROXY_FUNC_ENUM_OUT_FUNC_MAP_MAXNUM 4
25515 #define MC_CMD_DESC_PROXY_FUNC_ENUM_OUT_FUNC_MAP_MAXNUM_MCDI2 19
25516
25517
25518 /***********************************/
25519 /* MC_CMD_DESC_PROXY_FUNC_ENABLE
25520  * Enable descriptor proxying for function into target event queue. Returns VI
25521  * allocation info for the proxy source function, so that the caller can map
25522  * absolute VI IDs from descriptor proxy events back to the originating
25523  * function.
25524  */
25525 #define MC_CMD_DESC_PROXY_FUNC_ENABLE 0x178
25526 #undef  MC_CMD_0x178_PRIVILEGE_CTG
25527
25528 #define MC_CMD_0x178_PRIVILEGE_CTG SRIOV_CTG_ADMIN
25529
25530 /* MC_CMD_DESC_PROXY_FUNC_ENABLE_IN msgrequest */
25531 #define MC_CMD_DESC_PROXY_FUNC_ENABLE_IN_LEN 8
25532 /* Handle to descriptor proxy function (as returned by
25533  * MC_CMD_DESC_PROXY_FUNC_OPEN)
25534  */
25535 #define MC_CMD_DESC_PROXY_FUNC_ENABLE_IN_HANDLE_OFST 0
25536 #define MC_CMD_DESC_PROXY_FUNC_ENABLE_IN_HANDLE_LEN 4
25537 /* Descriptor proxy sink queue (caller function relative). Must be extended
25538  * width event queue
25539  */
25540 #define MC_CMD_DESC_PROXY_FUNC_ENABLE_IN_TARGET_EVQ_OFST 4
25541 #define MC_CMD_DESC_PROXY_FUNC_ENABLE_IN_TARGET_EVQ_LEN 4
25542
25543 /* MC_CMD_DESC_PROXY_FUNC_ENABLE_OUT msgresponse */
25544 #define MC_CMD_DESC_PROXY_FUNC_ENABLE_OUT_LEN 8
25545 /* The number of VIs allocated on the function */
25546 #define MC_CMD_DESC_PROXY_FUNC_ENABLE_OUT_VI_COUNT_OFST 0
25547 #define MC_CMD_DESC_PROXY_FUNC_ENABLE_OUT_VI_COUNT_LEN 4
25548 /* The base absolute VI number allocated to the function. */
25549 #define MC_CMD_DESC_PROXY_FUNC_ENABLE_OUT_VI_BASE_OFST 4
25550 #define MC_CMD_DESC_PROXY_FUNC_ENABLE_OUT_VI_BASE_LEN 4
25551
25552
25553 /***********************************/
25554 /* MC_CMD_DESC_PROXY_FUNC_DISABLE
25555  * Disable descriptor proxying for function
25556  */
25557 #define MC_CMD_DESC_PROXY_FUNC_DISABLE 0x179
25558 #undef  MC_CMD_0x179_PRIVILEGE_CTG
25559
25560 #define MC_CMD_0x179_PRIVILEGE_CTG SRIOV_CTG_ADMIN
25561
25562 /* MC_CMD_DESC_PROXY_FUNC_DISABLE_IN msgrequest */
25563 #define MC_CMD_DESC_PROXY_FUNC_DISABLE_IN_LEN 4
25564 /* Handle to descriptor proxy function (as returned by
25565  * MC_CMD_DESC_PROXY_FUNC_OPEN)
25566  */
25567 #define MC_CMD_DESC_PROXY_FUNC_DISABLE_IN_HANDLE_OFST 0
25568 #define MC_CMD_DESC_PROXY_FUNC_DISABLE_IN_HANDLE_LEN 4
25569
25570 /* MC_CMD_DESC_PROXY_FUNC_DISABLE_OUT msgresponse */
25571 #define MC_CMD_DESC_PROXY_FUNC_DISABLE_OUT_LEN 0
25572
25573
25574 /***********************************/
25575 /* MC_CMD_GET_ADDR_SPC_ID
25576  * Get Address space identifier for use in mem2mem descriptors for a given
25577  * target. See SF-120734-TC for details on ADDR_SPC_IDs and mem2mem
25578  * descriptors.
25579  */
25580 #define MC_CMD_GET_ADDR_SPC_ID 0x1a0
25581 #undef  MC_CMD_0x1a0_PRIVILEGE_CTG
25582
25583 #define MC_CMD_0x1a0_PRIVILEGE_CTG SRIOV_CTG_ADMIN
25584
25585 /* MC_CMD_GET_ADDR_SPC_ID_IN msgrequest */
25586 #define MC_CMD_GET_ADDR_SPC_ID_IN_LEN 16
25587 /* Resource type to get ADDR_SPC_ID for */
25588 #define MC_CMD_GET_ADDR_SPC_ID_IN_TYPE_OFST 0
25589 #define MC_CMD_GET_ADDR_SPC_ID_IN_TYPE_LEN 4
25590 /* enum: Address space ID for host/AP memory DMA over the same interface this
25591  * MCDI was called on
25592  */
25593 #define MC_CMD_GET_ADDR_SPC_ID_IN_SELF 0x0
25594 /* enum: Address space ID for host/AP memory DMA via PCI interface and function
25595  * specified by FUNC
25596  */
25597 #define MC_CMD_GET_ADDR_SPC_ID_IN_PCI_FUNC 0x1
25598 /* enum: Address space ID for host/AP memory DMA via PCI interface and function
25599  * specified by FUNC with PASID value specified by PASID
25600  */
25601 #define MC_CMD_GET_ADDR_SPC_ID_IN_PCI_FUNC_PASID 0x2
25602 /* enum: Address space ID for host/AP memory DMA via PCI interface and function
25603  * specified by FUNC with PASID value of relative VI specified by VI
25604  */
25605 #define MC_CMD_GET_ADDR_SPC_ID_IN_REL_VI 0x3
25606 /* enum: Address space ID for host/AP memory DMA via PCI interface, function
25607  * and PASID value of absolute VI specified by VI
25608  */
25609 #define MC_CMD_GET_ADDR_SPC_ID_IN_ABS_VI 0x4
25610 /* enum: Address space ID for host memory DMA via PCI interface and function of
25611  * descriptor proxy function specified by HANDLE
25612  */
25613 #define MC_CMD_GET_ADDR_SPC_ID_IN_DESC_PROXY_HANDLE 0x5
25614 /* enum: Address space ID for DMA to/from MC memory */
25615 #define MC_CMD_GET_ADDR_SPC_ID_IN_MC_MEM 0x6
25616 /* enum: Address space ID for DMA to/from other SmartNIC memory (on-chip, DDR)
25617  */
25618 #define MC_CMD_GET_ADDR_SPC_ID_IN_NIC_MEM 0x7
25619 /* PCIe Function ID (as struct PCIE_FUNCTION). Only valid if TYPE is PCI_FUNC,
25620  * PCI_FUNC_PASID or REL_VI.
25621  */
25622 #define MC_CMD_GET_ADDR_SPC_ID_IN_FUNC_OFST 4
25623 #define MC_CMD_GET_ADDR_SPC_ID_IN_FUNC_LEN 8
25624 #define MC_CMD_GET_ADDR_SPC_ID_IN_FUNC_LO_OFST 4
25625 #define MC_CMD_GET_ADDR_SPC_ID_IN_FUNC_HI_OFST 8
25626 /* PASID value. Only valid if TYPE is PCI_FUNC_PASID. */
25627 #define MC_CMD_GET_ADDR_SPC_ID_IN_PASID_OFST 12
25628 #define MC_CMD_GET_ADDR_SPC_ID_IN_PASID_LEN 4
25629 /* Relative or absolute VI number. Only valid if TYPE is REL_VI or ABS_VI */
25630 #define MC_CMD_GET_ADDR_SPC_ID_IN_VI_OFST 12
25631 #define MC_CMD_GET_ADDR_SPC_ID_IN_VI_LEN 4
25632 /* Descriptor proxy function handle. Only valid if TYPE is DESC_PROXY_HANDLE.
25633  */
25634 #define MC_CMD_GET_ADDR_SPC_ID_IN_HANDLE_OFST 4
25635 #define MC_CMD_GET_ADDR_SPC_ID_IN_HANDLE_LEN 4
25636
25637 /* MC_CMD_GET_ADDR_SPC_ID_OUT msgresponse */
25638 #define MC_CMD_GET_ADDR_SPC_ID_OUT_LEN 8
25639 /* Address Space ID for the requested target. Only the lower 36 bits are valid
25640  * in the current SmartNIC implementation.
25641  */
25642 #define MC_CMD_GET_ADDR_SPC_ID_OUT_ADDR_SPC_ID_OFST 0
25643 #define MC_CMD_GET_ADDR_SPC_ID_OUT_ADDR_SPC_ID_LEN 8
25644 #define MC_CMD_GET_ADDR_SPC_ID_OUT_ADDR_SPC_ID_LO_OFST 0
25645 #define MC_CMD_GET_ADDR_SPC_ID_OUT_ADDR_SPC_ID_HI_OFST 4
25646
25647 /* MAE_MPORT_SELECTOR structuredef: MPORTS are identified by an opaque unsigned
25648  * integer value (mport_id) that is guaranteed to be representable within
25649  * 32-bits or within any NIC interface field that needs store the value
25650  * (whichever is narrowers). This selector structure provides a stable way to
25651  * refer to m-ports.
25652  */
25653 #define MAE_MPORT_SELECTOR_LEN 4
25654 /* Used to force the tools to output bitfield-style defines for this structure.
25655  */
25656 #define MAE_MPORT_SELECTOR_FLAT_OFST 0
25657 #define MAE_MPORT_SELECTOR_FLAT_LEN 4
25658 /* enum: An m-port selector value that is guaranteed never to represent a real
25659  * mport
25660  */
25661 #define MAE_MPORT_SELECTOR_NULL 0x0
25662 /* enum: The m-port assigned to the calling client. */
25663 #define MAE_MPORT_SELECTOR_ASSIGNED 0x1000000
25664 #define MAE_MPORT_SELECTOR_TYPE_OFST 0
25665 #define MAE_MPORT_SELECTOR_TYPE_LBN 24
25666 #define MAE_MPORT_SELECTOR_TYPE_WIDTH 8
25667 /* enum: The MPORT connected to a given physical port */
25668 #define MAE_MPORT_SELECTOR_TYPE_PPORT 0x2
25669 /* enum: The MPORT assigned to a given PCIe function */
25670 #define MAE_MPORT_SELECTOR_TYPE_FUNC 0x3
25671 /* enum: An mport_id */
25672 #define MAE_MPORT_SELECTOR_TYPE_MPORT_ID 0x4
25673 #define MAE_MPORT_SELECTOR_MPORT_ID_OFST 0
25674 #define MAE_MPORT_SELECTOR_MPORT_ID_LBN 0
25675 #define MAE_MPORT_SELECTOR_MPORT_ID_WIDTH 24
25676 #define MAE_MPORT_SELECTOR_PPORT_ID_OFST 0
25677 #define MAE_MPORT_SELECTOR_PPORT_ID_LBN 0
25678 #define MAE_MPORT_SELECTOR_PPORT_ID_WIDTH 4
25679 #define MAE_MPORT_SELECTOR_FUNC_PF_ID_OFST 0
25680 #define MAE_MPORT_SELECTOR_FUNC_PF_ID_LBN 16
25681 #define MAE_MPORT_SELECTOR_FUNC_PF_ID_WIDTH 8
25682 #define MAE_MPORT_SELECTOR_FUNC_VF_ID_OFST 0
25683 #define MAE_MPORT_SELECTOR_FUNC_VF_ID_LBN 0
25684 #define MAE_MPORT_SELECTOR_FUNC_VF_ID_WIDTH 16
25685 /* enum: Used for VF_ID to indicate a physical function. */
25686 #define MAE_MPORT_SELECTOR_FUNC_VF_ID_NULL 0xffff
25687 /* enum: Used for PF_ID to indicate the physical function of the calling
25688  * client. - When used by a PF with VF_ID == VF_ID_NULL, the mport selector
25689  * relates to the calling function. (For clarity, it is recommended that
25690  * clients use ASSIGNED to achieve this behaviour). - When used by a PF with
25691  * VF_ID != VF_ID_NULL, the mport selector relates to a VF child of the calling
25692  * function. - When used by a VF with VF_ID == VF_ID_NULL, the mport selector
25693  * relates to the PF owning the calling function. - When used by a VF with
25694  * VF_ID != VF_ID_NULL, the mport selector relates to a sibling VF of the
25695  * calling function. - Not meaningful used by a client that is not a PCIe
25696  * function.
25697  */
25698 #define MAE_MPORT_SELECTOR_FUNC_PF_ID_CALLER 0xff
25699 #define MAE_MPORT_SELECTOR_FLAT_LBN 0
25700 #define MAE_MPORT_SELECTOR_FLAT_WIDTH 32
25701
25702 #endif /* _SIENA_MC_DRIVER_PCOL_H */