net/memif: enable loopback
[dpdk.git] / drivers / crypto / nitrox / nitrox_csr.h
1 /* SPDX-License-Identifier: BSD-3-Clause
2  * Copyright(C) 2019 Marvell International Ltd.
3  */
4
5 #ifndef _NITROX_CSR_H_
6 #define _NITROX_CSR_H_
7
8 #include <rte_common.h>
9 #include <rte_io.h>
10
11 #define CSR_DELAY       30
12 #define NITROX_CSR_ADDR(bar_addr, offset) (bar_addr + (offset))
13
14 /* NPS packet registers */
15 #define NPS_PKT_IN_INSTR_CTLX(_i)       (0x10060 + ((_i) * 0x40000))
16 #define NPS_PKT_IN_INSTR_BADDRX(_i)     (0x10068 + ((_i) * 0x40000))
17 #define NPS_PKT_IN_INSTR_RSIZEX(_i)     (0x10070 + ((_i) * 0x40000))
18 #define NPS_PKT_IN_DONE_CNTSX(_i)       (0x10080 + ((_i) * 0x40000))
19 #define NPS_PKT_IN_INSTR_BAOFF_DBELLX(_i)       (0x10078 + ((_i) * 0x40000))
20 #define NPS_PKT_IN_INT_LEVELSX(_i)              (0x10088 + ((_i) * 0x40000))
21 #define NPS_PKT_SLC_CTLX(_i)            (0x10000 + ((_i) * 0x40000))
22 #define NPS_PKT_SLC_CNTSX(_i)           (0x10008 + ((_i) * 0x40000))
23 #define NPS_PKT_SLC_INT_LEVELSX(_i)     (0x10010 + ((_i) * 0x40000))
24
25 /* AQM Virtual Function Registers */
26 #define AQMQ_QSZX(_i)                   (0x20008 + ((_i)*0x40000))
27
28 static inline uint64_t
29 nitrox_read_csr(uint8_t *bar_addr, uint64_t offset)
30 {
31         return rte_read64(bar_addr + offset);
32 }
33
34 static inline void
35 nitrox_write_csr(uint8_t *bar_addr, uint64_t offset, uint64_t value)
36 {
37         rte_write64(value, (bar_addr + offset));
38 }
39
40 #endif /* _NITROX_CSR_H_ */