5c4ee04f7fb3f1084a575e2c60727647acba968b
[dpdk.git] / drivers / mempool / octeontx / octeontx_fpavf.h
1 /*
2  *   BSD LICENSE
3  *
4  *   Copyright (C) 2017 Cavium Inc. All rights reserved.
5  *
6  *   Redistribution and use in source and binary forms, with or without
7  *   modification, are permitted provided that the following conditions
8  *   are met:
9  *
10  *     * Redistributions of source code must retain the above copyright
11  *       notice, this list of conditions and the following disclaimer.
12  *     * Redistributions in binary form must reproduce the above copyright
13  *       notice, this list of conditions and the following disclaimer in
14  *       the documentation and/or other materials provided with the
15  *       distribution.
16  *     * Neither the name of Cavium networks nor the names of its
17  *       contributors may be used to endorse or promote products derived
18  *       from this software without specific prior written permission.
19  *
20  *   THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS
21  *   "AS IS" AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT
22  *   LIMITED TO, THE IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR
23  *   A PARTICULAR PURPOSE ARE DISCLAIMED. IN NO EVENT SHALL THE COPYRIGHT
24  *   OWNER OR CONTRIBUTORS BE LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL,
25  *   SPECIAL, EXEMPLARY, OR CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT
26  *   LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES; LOSS OF USE,
27  *   DATA, OR PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND ON ANY
28  *   THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT
29  *   (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE
30  *   OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
31  */
32
33 #ifndef __OCTEONTX_FPAVF_H__
34 #define __OCTEONTX_FPAVF_H__
35
36 /* fpa pool Vendor ID and Device ID */
37 #define PCI_VENDOR_ID_CAVIUM            0x177D
38 #define PCI_DEVICE_ID_OCTEONTX_FPA_VF   0xA053
39
40 #define FPA_VF_MAX                      32
41
42 /* FPA VF register offsets */
43 #define FPA_VF_INT(x)                   (0x200ULL | ((x) << 22))
44 #define FPA_VF_INT_W1S(x)               (0x210ULL | ((x) << 22))
45 #define FPA_VF_INT_ENA_W1S(x)           (0x220ULL | ((x) << 22))
46 #define FPA_VF_INT_ENA_W1C(x)           (0x230ULL | ((x) << 22))
47
48 #define FPA_VF_VHPOOL_AVAILABLE(vhpool)         (0x04150 | ((vhpool)&0x0))
49 #define FPA_VF_VHPOOL_THRESHOLD(vhpool)         (0x04160 | ((vhpool)&0x0))
50 #define FPA_VF_VHPOOL_START_ADDR(vhpool)        (0x04200 | ((vhpool)&0x0))
51 #define FPA_VF_VHPOOL_END_ADDR(vhpool)          (0x04210 | ((vhpool)&0x0))
52
53 #define FPA_VF_VHAURA_CNT(vaura)                (0x20120 | ((vaura)&0xf)<<18)
54 #define FPA_VF_VHAURA_CNT_ADD(vaura)            (0x20128 | ((vaura)&0xf)<<18)
55 #define FPA_VF_VHAURA_CNT_LIMIT(vaura)          (0x20130 | ((vaura)&0xf)<<18)
56 #define FPA_VF_VHAURA_CNT_THRESHOLD(vaura)      (0x20140 | ((vaura)&0xf)<<18)
57 #define FPA_VF_VHAURA_OP_ALLOC(vaura)           (0x30000 | ((vaura)&0xf)<<18)
58 #define FPA_VF_VHAURA_OP_FREE(vaura)            (0x38000 | ((vaura)&0xf)<<18)
59
60 #define FPA_VF_FREE_ADDRS_S(x, y, z)    \
61         ((x) | (((y) & 0x1ff) << 3) | ((((z) & 1)) << 14))
62
63 /* FPA VF register offsets from VF_BAR4, size 2 MByte */
64 #define FPA_VF_MSIX_VEC_ADDR            0x00000
65 #define FPA_VF_MSIX_VEC_CTL             0x00008
66 #define FPA_VF_MSIX_PBA                 0xF0000
67
68 #define FPA_VF0_APERTURE_SHIFT          22
69 #define FPA_AURA_SET_SIZE               16
70
71 #endif  /* __OCTEONTX_FPAVF_H__ */