net/cxgbe: fix Tx queue stuck with mbuf chain coalescing
[dpdk.git] / drivers / net / cxgbe / sge.c
1 /* SPDX-License-Identifier: BSD-3-Clause
2  * Copyright(c) 2014-2018 Chelsio Communications.
3  * All rights reserved.
4  */
5
6 #include <sys/queue.h>
7 #include <stdio.h>
8 #include <errno.h>
9 #include <stdint.h>
10 #include <string.h>
11 #include <unistd.h>
12 #include <stdarg.h>
13 #include <inttypes.h>
14 #include <netinet/in.h>
15
16 #include <rte_byteorder.h>
17 #include <rte_common.h>
18 #include <rte_cycles.h>
19 #include <rte_interrupts.h>
20 #include <rte_log.h>
21 #include <rte_debug.h>
22 #include <rte_pci.h>
23 #include <rte_branch_prediction.h>
24 #include <rte_memory.h>
25 #include <rte_memzone.h>
26 #include <rte_tailq.h>
27 #include <rte_eal.h>
28 #include <rte_alarm.h>
29 #include <rte_ether.h>
30 #include <ethdev_driver.h>
31 #include <rte_malloc.h>
32 #include <rte_random.h>
33 #include <rte_dev.h>
34
35 #include "base/common.h"
36 #include "base/t4_regs.h"
37 #include "base/t4_msg.h"
38 #include "cxgbe.h"
39
40 static inline void ship_tx_pkt_coalesce_wr(struct adapter *adap,
41                                            struct sge_eth_txq *txq);
42
43 /*
44  * Max number of Rx buffers we replenish at a time.
45  */
46 #define MAX_RX_REFILL 64U
47
48 #define NOMEM_TMR_IDX (SGE_NTIMERS - 1)
49
50 /*
51  * Max Tx descriptor space we allow for an Ethernet packet to be inlined
52  * into a WR.
53  */
54 #define MAX_IMM_TX_PKT_LEN 256
55
56 /*
57  * Max size of a WR sent through a control Tx queue.
58  */
59 #define MAX_CTRL_WR_LEN SGE_MAX_WR_LEN
60
61 /*
62  * Rx buffer sizes for "usembufs" Free List buffers (one ingress packet
63  * per mbuf buffer).  We currently only support two sizes for 1500- and
64  * 9000-byte MTUs. We could easily support more but there doesn't seem to be
65  * much need for that ...
66  */
67 #define FL_MTU_SMALL 1500
68 #define FL_MTU_LARGE 9000
69
70 static inline unsigned int fl_mtu_bufsize(struct adapter *adapter,
71                                           unsigned int mtu)
72 {
73         struct sge *s = &adapter->sge;
74
75         return CXGBE_ALIGN(s->pktshift + RTE_ETHER_HDR_LEN + RTE_VLAN_HLEN + mtu,
76                            s->fl_align);
77 }
78
79 #define FL_MTU_SMALL_BUFSIZE(adapter) fl_mtu_bufsize(adapter, FL_MTU_SMALL)
80 #define FL_MTU_LARGE_BUFSIZE(adapter) fl_mtu_bufsize(adapter, FL_MTU_LARGE)
81
82 /*
83  * Bits 0..3 of rx_sw_desc.dma_addr have special meaning.  The hardware uses
84  * these to specify the buffer size as an index into the SGE Free List Buffer
85  * Size register array.  We also use bit 4, when the buffer has been unmapped
86  * for DMA, but this is of course never sent to the hardware and is only used
87  * to prevent double unmappings.  All of the above requires that the Free List
88  * Buffers which we allocate have the bottom 5 bits free (0) -- i.e. are
89  * 32-byte or or a power of 2 greater in alignment.  Since the SGE's minimal
90  * Free List Buffer alignment is 32 bytes, this works out for us ...
91  */
92 enum {
93         RX_BUF_FLAGS     = 0x1f,   /* bottom five bits are special */
94         RX_BUF_SIZE      = 0x0f,   /* bottom three bits are for buf sizes */
95         RX_UNMAPPED_BUF  = 0x10,   /* buffer is not mapped */
96
97         /*
98          * XXX We shouldn't depend on being able to use these indices.
99          * XXX Especially when some other Master PF has initialized the
100          * XXX adapter or we use the Firmware Configuration File.  We
101          * XXX should really search through the Host Buffer Size register
102          * XXX array for the appropriately sized buffer indices.
103          */
104         RX_SMALL_PG_BUF  = 0x0,   /* small (PAGE_SIZE) page buffer */
105         RX_LARGE_PG_BUF  = 0x1,   /* buffer large page buffer */
106
107         RX_SMALL_MTU_BUF = 0x2,   /* small MTU buffer */
108         RX_LARGE_MTU_BUF = 0x3,   /* large MTU buffer */
109 };
110
111 /**
112  * txq_avail - return the number of available slots in a Tx queue
113  * @q: the Tx queue
114  *
115  * Returns the number of descriptors in a Tx queue available to write new
116  * packets.
117  */
118 static inline unsigned int txq_avail(const struct sge_txq *q)
119 {
120         return q->size - 1 - q->in_use;
121 }
122
123 static int map_mbuf(struct rte_mbuf *mbuf, dma_addr_t *addr)
124 {
125         struct rte_mbuf *m = mbuf;
126
127         for (; m; m = m->next, addr++) {
128                 *addr = m->buf_iova + rte_pktmbuf_headroom(m);
129                 if (*addr == 0)
130                         goto out_err;
131         }
132         return 0;
133
134 out_err:
135         return -ENOMEM;
136 }
137
138 /**
139  * free_tx_desc - reclaims Tx descriptors and their buffers
140  * @q: the Tx queue to reclaim descriptors from
141  * @n: the number of descriptors to reclaim
142  *
143  * Reclaims Tx descriptors from an SGE Tx queue and frees the associated
144  * Tx buffers.  Called with the Tx queue lock held.
145  */
146 static void free_tx_desc(struct sge_txq *q, unsigned int n)
147 {
148         struct tx_sw_desc *d;
149         unsigned int cidx = 0;
150
151         d = &q->sdesc[cidx];
152         while (n--) {
153                 if (d->mbuf) {                       /* an SGL is present */
154                         rte_pktmbuf_free(d->mbuf);
155                         d->mbuf = NULL;
156                 }
157                 if (d->coalesce.idx) {
158                         int i;
159
160                         for (i = 0; i < d->coalesce.idx; i++) {
161                                 rte_pktmbuf_free(d->coalesce.mbuf[i]);
162                                 d->coalesce.mbuf[i] = NULL;
163                         }
164                         d->coalesce.idx = 0;
165                 }
166                 ++d;
167                 if (++cidx == q->size) {
168                         cidx = 0;
169                         d = q->sdesc;
170                 }
171                 RTE_MBUF_PREFETCH_TO_FREE(&q->sdesc->mbuf->pool);
172         }
173 }
174
175 static void reclaim_tx_desc(struct sge_txq *q, unsigned int n)
176 {
177         struct tx_sw_desc *d;
178         unsigned int cidx = q->cidx;
179
180         d = &q->sdesc[cidx];
181         while (n--) {
182                 if (d->mbuf) {                       /* an SGL is present */
183                         rte_pktmbuf_free(d->mbuf);
184                         d->mbuf = NULL;
185                 }
186                 ++d;
187                 if (++cidx == q->size) {
188                         cidx = 0;
189                         d = q->sdesc;
190                 }
191         }
192         q->cidx = cidx;
193 }
194
195 /**
196  * fl_cap - return the capacity of a free-buffer list
197  * @fl: the FL
198  *
199  * Returns the capacity of a free-buffer list.  The capacity is less than
200  * the size because one descriptor needs to be left unpopulated, otherwise
201  * HW will think the FL is empty.
202  */
203 static inline unsigned int fl_cap(const struct sge_fl *fl)
204 {
205         return fl->size - 8;   /* 1 descriptor = 8 buffers */
206 }
207
208 /**
209  * fl_starving - return whether a Free List is starving.
210  * @adapter: pointer to the adapter
211  * @fl: the Free List
212  *
213  * Tests specified Free List to see whether the number of buffers
214  * available to the hardware has fallen below our "starvation"
215  * threshold.
216  */
217 static inline bool fl_starving(const struct adapter *adapter,
218                                const struct sge_fl *fl)
219 {
220         const struct sge *s = &adapter->sge;
221
222         return fl->avail - fl->pend_cred <= s->fl_starve_thres;
223 }
224
225 static inline unsigned int get_buf_size(struct adapter *adapter,
226                                         const struct rx_sw_desc *d)
227 {
228         unsigned int rx_buf_size_idx = d->dma_addr & RX_BUF_SIZE;
229         unsigned int buf_size = 0;
230
231         switch (rx_buf_size_idx) {
232         case RX_SMALL_MTU_BUF:
233                 buf_size = FL_MTU_SMALL_BUFSIZE(adapter);
234                 break;
235
236         case RX_LARGE_MTU_BUF:
237                 buf_size = FL_MTU_LARGE_BUFSIZE(adapter);
238                 break;
239
240         default:
241                 BUG_ON(1);
242                 /* NOT REACHED */
243         }
244
245         return buf_size;
246 }
247
248 /**
249  * free_rx_bufs - free the Rx buffers on an SGE free list
250  * @q: the SGE free list to free buffers from
251  * @n: how many buffers to free
252  *
253  * Release the next @n buffers on an SGE free-buffer Rx queue.   The
254  * buffers must be made inaccessible to HW before calling this function.
255  */
256 static void free_rx_bufs(struct sge_fl *q, int n)
257 {
258         unsigned int cidx = q->cidx;
259         struct rx_sw_desc *d;
260
261         d = &q->sdesc[cidx];
262         while (n--) {
263                 if (d->buf) {
264                         rte_pktmbuf_free(d->buf);
265                         d->buf = NULL;
266                 }
267                 ++d;
268                 if (++cidx == q->size) {
269                         cidx = 0;
270                         d = q->sdesc;
271                 }
272                 q->avail--;
273         }
274         q->cidx = cidx;
275 }
276
277 /**
278  * unmap_rx_buf - unmap the current Rx buffer on an SGE free list
279  * @q: the SGE free list
280  *
281  * Unmap the current buffer on an SGE free-buffer Rx queue.   The
282  * buffer must be made inaccessible to HW before calling this function.
283  *
284  * This is similar to @free_rx_bufs above but does not free the buffer.
285  * Do note that the FL still loses any further access to the buffer.
286  */
287 static void unmap_rx_buf(struct sge_fl *q)
288 {
289         if (++q->cidx == q->size)
290                 q->cidx = 0;
291         q->avail--;
292 }
293
294 static inline void ring_fl_db(struct adapter *adap, struct sge_fl *q)
295 {
296         if (q->pend_cred >= 64) {
297                 u32 val = adap->params.arch.sge_fl_db;
298
299                 if (is_t4(adap->params.chip))
300                         val |= V_PIDX(q->pend_cred / 8);
301                 else
302                         val |= V_PIDX_T5(q->pend_cred / 8);
303
304                 /*
305                  * Make sure all memory writes to the Free List queue are
306                  * committed before we tell the hardware about them.
307                  */
308                 wmb();
309
310                 /*
311                  * If we don't have access to the new User Doorbell (T5+), use
312                  * the old doorbell mechanism; otherwise use the new BAR2
313                  * mechanism.
314                  */
315                 if (unlikely(!q->bar2_addr)) {
316                         u32 reg = is_pf4(adap) ? MYPF_REG(A_SGE_PF_KDOORBELL) :
317                                                  T4VF_SGE_BASE_ADDR +
318                                                  A_SGE_VF_KDOORBELL;
319
320                         t4_write_reg_relaxed(adap, reg,
321                                              val | V_QID(q->cntxt_id));
322                 } else {
323                         writel_relaxed(val | V_QID(q->bar2_qid),
324                                        (void *)((uintptr_t)q->bar2_addr +
325                                        SGE_UDB_KDOORBELL));
326
327                         /*
328                          * This Write memory Barrier will force the write to
329                          * the User Doorbell area to be flushed.
330                          */
331                         wmb();
332                 }
333                 q->pend_cred &= 7;
334         }
335 }
336
337 static inline void set_rx_sw_desc(struct rx_sw_desc *sd, void *buf,
338                                   dma_addr_t mapping)
339 {
340         sd->buf = buf;
341         sd->dma_addr = mapping;      /* includes size low bits */
342 }
343
344 /**
345  * refill_fl_usembufs - refill an SGE Rx buffer ring with mbufs
346  * @adap: the adapter
347  * @q: the ring to refill
348  * @n: the number of new buffers to allocate
349  *
350  * (Re)populate an SGE free-buffer queue with up to @n new packet buffers,
351  * allocated with the supplied gfp flags.  The caller must assure that
352  * @n does not exceed the queue's capacity.  If afterwards the queue is
353  * found critically low mark it as starving in the bitmap of starving FLs.
354  *
355  * Returns the number of buffers allocated.
356  */
357 static unsigned int refill_fl_usembufs(struct adapter *adap, struct sge_fl *q,
358                                        int n)
359 {
360         struct sge_eth_rxq *rxq = container_of(q, struct sge_eth_rxq, fl);
361         unsigned int cred = q->avail;
362         __be64 *d = &q->desc[q->pidx];
363         struct rx_sw_desc *sd = &q->sdesc[q->pidx];
364         unsigned int buf_size_idx = RX_SMALL_MTU_BUF;
365         struct rte_mbuf *buf_bulk[n];
366         int ret, i;
367         struct rte_pktmbuf_pool_private *mbp_priv;
368
369         /* Use jumbo mtu buffers if mbuf data room size can fit jumbo data. */
370         mbp_priv = rte_mempool_get_priv(rxq->rspq.mb_pool);
371         if ((mbp_priv->mbuf_data_room_size - RTE_PKTMBUF_HEADROOM) >= 9000)
372                 buf_size_idx = RX_LARGE_MTU_BUF;
373
374         ret = rte_mempool_get_bulk(rxq->rspq.mb_pool, (void *)buf_bulk, n);
375         if (unlikely(ret != 0)) {
376                 dev_debug(adap, "%s: failed to allocated fl entries in bulk ..\n",
377                           __func__);
378                 q->alloc_failed++;
379                 rxq->rspq.eth_dev->data->rx_mbuf_alloc_failed++;
380                 goto out;
381         }
382
383         for (i = 0; i < n; i++) {
384                 struct rte_mbuf *mbuf = buf_bulk[i];
385                 dma_addr_t mapping;
386
387                 if (!mbuf) {
388                         dev_debug(adap, "%s: mbuf alloc failed\n", __func__);
389                         q->alloc_failed++;
390                         rxq->rspq.eth_dev->data->rx_mbuf_alloc_failed++;
391                         goto out;
392                 }
393
394                 rte_mbuf_refcnt_set(mbuf, 1);
395                 mbuf->data_off =
396                         (uint16_t)((char *)
397                                    RTE_PTR_ALIGN((char *)mbuf->buf_addr +
398                                                  RTE_PKTMBUF_HEADROOM,
399                                                  adap->sge.fl_align) -
400                                    (char *)mbuf->buf_addr);
401                 mbuf->next = NULL;
402                 mbuf->nb_segs = 1;
403                 mbuf->port = rxq->rspq.port_id;
404
405                 mapping = (dma_addr_t)RTE_ALIGN(mbuf->buf_iova +
406                                                 mbuf->data_off,
407                                                 adap->sge.fl_align);
408                 mapping |= buf_size_idx;
409                 *d++ = cpu_to_be64(mapping);
410                 set_rx_sw_desc(sd, mbuf, mapping);
411                 sd++;
412
413                 q->avail++;
414                 if (++q->pidx == q->size) {
415                         q->pidx = 0;
416                         sd = q->sdesc;
417                         d = q->desc;
418                 }
419         }
420
421 out:    cred = q->avail - cred;
422         q->pend_cred += cred;
423         ring_fl_db(adap, q);
424
425         if (unlikely(fl_starving(adap, q))) {
426                 /*
427                  * Make sure data has been written to free list
428                  */
429                 wmb();
430                 q->low++;
431         }
432
433         return cred;
434 }
435
436 /**
437  * refill_fl - refill an SGE Rx buffer ring with mbufs
438  * @adap: the adapter
439  * @q: the ring to refill
440  * @n: the number of new buffers to allocate
441  *
442  * (Re)populate an SGE free-buffer queue with up to @n new packet buffers,
443  * allocated with the supplied gfp flags.  The caller must assure that
444  * @n does not exceed the queue's capacity.  Returns the number of buffers
445  * allocated.
446  */
447 static unsigned int refill_fl(struct adapter *adap, struct sge_fl *q, int n)
448 {
449         return refill_fl_usembufs(adap, q, n);
450 }
451
452 static inline void __refill_fl(struct adapter *adap, struct sge_fl *fl)
453 {
454         refill_fl(adap, fl, min(MAX_RX_REFILL, fl_cap(fl) - fl->avail));
455 }
456
457 /*
458  * Return the number of reclaimable descriptors in a Tx queue.
459  */
460 static inline int reclaimable(const struct sge_txq *q)
461 {
462         int hw_cidx = ntohs(q->stat->cidx);
463
464         hw_cidx -= q->cidx;
465         if (hw_cidx < 0)
466                 return hw_cidx + q->size;
467         return hw_cidx;
468 }
469
470 /**
471  * reclaim_completed_tx - reclaims completed Tx descriptors
472  * @q: the Tx queue to reclaim completed descriptors from
473  *
474  * Reclaims Tx descriptors that the SGE has indicated it has processed.
475  */
476 void reclaim_completed_tx(struct sge_txq *q)
477 {
478         unsigned int avail = reclaimable(q);
479
480         do {
481                 /* reclaim as much as possible */
482                 reclaim_tx_desc(q, avail);
483                 q->in_use -= avail;
484                 avail = reclaimable(q);
485         } while (avail);
486 }
487
488 /**
489  * sgl_len - calculates the size of an SGL of the given capacity
490  * @n: the number of SGL entries
491  *
492  * Calculates the number of flits needed for a scatter/gather list that
493  * can hold the given number of entries.
494  */
495 static inline unsigned int sgl_len(unsigned int n)
496 {
497         /*
498          * A Direct Scatter Gather List uses 32-bit lengths and 64-bit PCI DMA
499          * addresses.  The DSGL Work Request starts off with a 32-bit DSGL
500          * ULPTX header, then Length0, then Address0, then, for 1 <= i <= N,
501          * repeated sequences of { Length[i], Length[i+1], Address[i],
502          * Address[i+1] } (this ensures that all addresses are on 64-bit
503          * boundaries).  If N is even, then Length[N+1] should be set to 0 and
504          * Address[N+1] is omitted.
505          *
506          * The following calculation incorporates all of the above.  It's
507          * somewhat hard to follow but, briefly: the "+2" accounts for the
508          * first two flits which include the DSGL header, Length0 and
509          * Address0; the "(3*(n-1))/2" covers the main body of list entries (3
510          * flits for every pair of the remaining N) +1 if (n-1) is odd; and
511          * finally the "+((n-1)&1)" adds the one remaining flit needed if
512          * (n-1) is odd ...
513          */
514         n--;
515         return (3 * n) / 2 + (n & 1) + 2;
516 }
517
518 /**
519  * flits_to_desc - returns the num of Tx descriptors for the given flits
520  * @n: the number of flits
521  *
522  * Returns the number of Tx descriptors needed for the supplied number
523  * of flits.
524  */
525 static inline unsigned int flits_to_desc(unsigned int n)
526 {
527         return DIV_ROUND_UP(n, 8);
528 }
529
530 /**
531  * is_eth_imm - can an Ethernet packet be sent as immediate data?
532  * @m: the packet
533  *
534  * Returns whether an Ethernet packet is small enough to fit as
535  * immediate data. Return value corresponds to the headroom required.
536  */
537 static inline int is_eth_imm(const struct rte_mbuf *m)
538 {
539         unsigned int hdrlen = (m->ol_flags & RTE_MBUF_F_TX_TCP_SEG) ?
540                               sizeof(struct cpl_tx_pkt_lso_core) : 0;
541
542         hdrlen += sizeof(struct cpl_tx_pkt);
543         if (m->pkt_len <= MAX_IMM_TX_PKT_LEN - hdrlen)
544                 return hdrlen;
545
546         return 0;
547 }
548
549 /**
550  * calc_tx_flits - calculate the number of flits for a packet Tx WR
551  * @m: the packet
552  * @adap: adapter structure pointer
553  *
554  * Returns the number of flits needed for a Tx WR for the given Ethernet
555  * packet, including the needed WR and CPL headers.
556  */
557 static inline unsigned int calc_tx_flits(const struct rte_mbuf *m,
558                                          struct adapter *adap)
559 {
560         size_t wr_size = is_pf4(adap) ? sizeof(struct fw_eth_tx_pkt_wr) :
561                                         sizeof(struct fw_eth_tx_pkt_vm_wr);
562         unsigned int flits;
563         int hdrlen;
564
565         /*
566          * If the mbuf is small enough, we can pump it out as a work request
567          * with only immediate data.  In that case we just have to have the
568          * TX Packet header plus the mbuf data in the Work Request.
569          */
570
571         hdrlen = is_eth_imm(m);
572         if (hdrlen)
573                 return DIV_ROUND_UP(m->pkt_len + hdrlen, sizeof(__be64));
574
575         /*
576          * Otherwise, we're going to have to construct a Scatter gather list
577          * of the mbuf body and fragments.  We also include the flits necessary
578          * for the TX Packet Work Request and CPL.  We always have a firmware
579          * Write Header (incorporated as part of the cpl_tx_pkt_lso and
580          * cpl_tx_pkt structures), followed by either a TX Packet Write CPL
581          * message or, if we're doing a Large Send Offload, an LSO CPL message
582          * with an embedded TX Packet Write CPL message.
583          */
584         flits = sgl_len(m->nb_segs);
585         if (m->tso_segsz)
586                 flits += (wr_size + sizeof(struct cpl_tx_pkt_lso_core) +
587                           sizeof(struct cpl_tx_pkt_core)) / sizeof(__be64);
588         else
589                 flits += (wr_size +
590                           sizeof(struct cpl_tx_pkt_core)) / sizeof(__be64);
591         return flits;
592 }
593
594 /**
595  * write_sgl - populate a scatter/gather list for a packet
596  * @mbuf: the packet
597  * @q: the Tx queue we are writing into
598  * @sgl: starting location for writing the SGL
599  * @end: points right after the end of the SGL
600  * @start: start offset into mbuf main-body data to include in the SGL
601  * @addr: address of mapped region
602  *
603  * Generates a scatter/gather list for the buffers that make up a packet.
604  * The caller must provide adequate space for the SGL that will be written.
605  * The SGL includes all of the packet's page fragments and the data in its
606  * main body except for the first @start bytes.  @sgl must be 16-byte
607  * aligned and within a Tx descriptor with available space.  @end points
608  * write after the end of the SGL but does not account for any potential
609  * wrap around, i.e., @end > @sgl.
610  */
611 static void write_sgl(struct rte_mbuf *mbuf, struct sge_txq *q,
612                       struct ulptx_sgl *sgl, u64 *end, unsigned int start,
613                       const dma_addr_t *addr)
614 {
615         unsigned int i, len;
616         struct ulptx_sge_pair *to;
617         struct rte_mbuf *m = mbuf;
618         unsigned int nfrags = m->nb_segs;
619         struct ulptx_sge_pair buf[nfrags / 2];
620
621         len = m->data_len - start;
622         sgl->len0 = htonl(len);
623         sgl->addr0 = rte_cpu_to_be_64(addr[0]);
624
625         sgl->cmd_nsge = htonl(V_ULPTX_CMD(ULP_TX_SC_DSGL) |
626                               V_ULPTX_NSGE(nfrags));
627         if (likely(--nfrags == 0))
628                 return;
629         /*
630          * Most of the complexity below deals with the possibility we hit the
631          * end of the queue in the middle of writing the SGL.  For this case
632          * only we create the SGL in a temporary buffer and then copy it.
633          */
634         to = (u8 *)end > (u8 *)q->stat ? buf : sgl->sge;
635
636         for (i = 0; nfrags >= 2; nfrags -= 2, to++) {
637                 m = m->next;
638                 to->len[0] = rte_cpu_to_be_32(m->data_len);
639                 to->addr[0] = rte_cpu_to_be_64(addr[++i]);
640                 m = m->next;
641                 to->len[1] = rte_cpu_to_be_32(m->data_len);
642                 to->addr[1] = rte_cpu_to_be_64(addr[++i]);
643         }
644         if (nfrags) {
645                 m = m->next;
646                 to->len[0] = rte_cpu_to_be_32(m->data_len);
647                 to->len[1] = rte_cpu_to_be_32(0);
648                 to->addr[0] = rte_cpu_to_be_64(addr[i + 1]);
649         }
650         if (unlikely((u8 *)end > (u8 *)q->stat)) {
651                 unsigned int part0 = RTE_PTR_DIFF((u8 *)q->stat,
652                                                   (u8 *)sgl->sge);
653                 unsigned int part1;
654
655                 if (likely(part0))
656                         memcpy(sgl->sge, buf, part0);
657                 part1 = RTE_PTR_DIFF((u8 *)end, (u8 *)q->stat);
658                 rte_memcpy(q->desc, RTE_PTR_ADD((u8 *)buf, part0), part1);
659                 end = RTE_PTR_ADD((void *)q->desc, part1);
660         }
661         if ((uintptr_t)end & 8)           /* 0-pad to multiple of 16 */
662                 *(u64 *)end = 0;
663 }
664
665 #define IDXDIFF(head, tail, wrap) \
666         ((head) >= (tail) ? (head) - (tail) : (wrap) - (tail) + (head))
667
668 #define Q_IDXDIFF(q, idx) IDXDIFF((q)->pidx, (q)->idx, (q)->size)
669 #define R_IDXDIFF(q, idx) IDXDIFF((q)->cidx, (q)->idx, (q)->size)
670
671 #define PIDXDIFF(head, tail, wrap) \
672         ((tail) >= (head) ? (tail) - (head) : (wrap) - (head) + (tail))
673 #define P_IDXDIFF(q, idx) PIDXDIFF((q)->cidx, idx, (q)->size)
674
675 /**
676  * ring_tx_db - ring a Tx queue's doorbell
677  * @adap: the adapter
678  * @q: the Tx queue
679  * @n: number of new descriptors to give to HW
680  *
681  * Ring the doorbell for a Tx queue.
682  */
683 static inline void ring_tx_db(struct adapter *adap, struct sge_txq *q)
684 {
685         int n = Q_IDXDIFF(q, dbidx);
686
687         /*
688          * Make sure that all writes to the TX Descriptors are committed
689          * before we tell the hardware about them.
690          */
691         rte_wmb();
692
693         /*
694          * If we don't have access to the new User Doorbell (T5+), use the old
695          * doorbell mechanism; otherwise use the new BAR2 mechanism.
696          */
697         if (unlikely(!q->bar2_addr)) {
698                 u32 val = V_PIDX(n);
699
700                 /*
701                  * For T4 we need to participate in the Doorbell Recovery
702                  * mechanism.
703                  */
704                 if (!q->db_disabled)
705                         t4_write_reg(adap, MYPF_REG(A_SGE_PF_KDOORBELL),
706                                      V_QID(q->cntxt_id) | val);
707                 else
708                         q->db_pidx_inc += n;
709                 q->db_pidx = q->pidx;
710         } else {
711                 u32 val = V_PIDX_T5(n);
712
713                 /*
714                  * T4 and later chips share the same PIDX field offset within
715                  * the doorbell, but T5 and later shrank the field in order to
716                  * gain a bit for Doorbell Priority.  The field was absurdly
717                  * large in the first place (14 bits) so we just use the T5
718                  * and later limits and warn if a Queue ID is too large.
719                  */
720                 WARN_ON(val & F_DBPRIO);
721
722                 writel(val | V_QID(q->bar2_qid),
723                        (void *)((uintptr_t)q->bar2_addr + SGE_UDB_KDOORBELL));
724
725                 /*
726                  * This Write Memory Barrier will force the write to the User
727                  * Doorbell area to be flushed.  This is needed to prevent
728                  * writes on different CPUs for the same queue from hitting
729                  * the adapter out of order.  This is required when some Work
730                  * Requests take the Write Combine Gather Buffer path (user
731                  * doorbell area offset [SGE_UDB_WCDOORBELL..+63]) and some
732                  * take the traditional path where we simply increment the
733                  * PIDX (User Doorbell area SGE_UDB_KDOORBELL) and have the
734                  * hardware DMA read the actual Work Request.
735                  */
736                 rte_wmb();
737         }
738         q->dbidx = q->pidx;
739 }
740
741 /*
742  * Figure out what HW csum a packet wants and return the appropriate control
743  * bits.
744  */
745 static u64 hwcsum(enum chip_type chip, const struct rte_mbuf *m)
746 {
747         int csum_type;
748
749         if (m->ol_flags & RTE_MBUF_F_TX_IP_CKSUM) {
750                 switch (m->ol_flags & RTE_MBUF_F_TX_L4_MASK) {
751                 case RTE_MBUF_F_TX_TCP_CKSUM:
752                         csum_type = TX_CSUM_TCPIP;
753                         break;
754                 case RTE_MBUF_F_TX_UDP_CKSUM:
755                         csum_type = TX_CSUM_UDPIP;
756                         break;
757                 default:
758                         goto nocsum;
759                 }
760         } else {
761                 goto nocsum;
762         }
763
764         if (likely(csum_type >= TX_CSUM_TCPIP)) {
765                 u64 hdr_len = V_TXPKT_IPHDR_LEN(m->l3_len);
766                 int eth_hdr_len = m->l2_len;
767
768                 if (CHELSIO_CHIP_VERSION(chip) <= CHELSIO_T5)
769                         hdr_len |= V_TXPKT_ETHHDR_LEN(eth_hdr_len);
770                 else
771                         hdr_len |= V_T6_TXPKT_ETHHDR_LEN(eth_hdr_len);
772                 return V_TXPKT_CSUM_TYPE(csum_type) | hdr_len;
773         }
774 nocsum:
775         /*
776          * unknown protocol, disable HW csum
777          * and hope a bad packet is detected
778          */
779         return F_TXPKT_L4CSUM_DIS;
780 }
781
782 static inline void txq_advance(struct sge_txq *q, unsigned int n)
783 {
784         q->in_use += n;
785         q->pidx += n;
786         if (q->pidx >= q->size)
787                 q->pidx -= q->size;
788 }
789
790 #define MAX_COALESCE_LEN 64000
791
792 static inline bool wraps_around(struct sge_txq *q, int ndesc)
793 {
794         return (q->pidx + ndesc) > q->size ? true : false;
795 }
796
797 static void tx_timer_cb(void *data)
798 {
799         struct adapter *adap = (struct adapter *)data;
800         struct sge_eth_txq *txq = &adap->sge.ethtxq[0];
801         int i;
802         unsigned int coal_idx;
803
804         /* monitor any pending tx */
805         for (i = 0; i < adap->sge.max_ethqsets; i++, txq++) {
806                 if (t4_os_trylock(&txq->txq_lock)) {
807                         coal_idx = txq->q.coalesce.idx;
808                         if (coal_idx) {
809                                 if (coal_idx == txq->q.last_coal_idx &&
810                                     txq->q.pidx == txq->q.last_pidx) {
811                                         ship_tx_pkt_coalesce_wr(adap, txq);
812                                 } else {
813                                         txq->q.last_coal_idx = coal_idx;
814                                         txq->q.last_pidx = txq->q.pidx;
815                                 }
816                         }
817                         t4_os_unlock(&txq->txq_lock);
818                 }
819         }
820         rte_eal_alarm_set(50, tx_timer_cb, (void *)adap);
821 }
822
823 /**
824  * ship_tx_pkt_coalesce_wr - finalizes and ships a coalesce WR
825  * @ adap: adapter structure
826  * @txq: tx queue
827  *
828  * writes the different fields of the pkts WR and sends it.
829  */
830 static inline void ship_tx_pkt_coalesce_wr(struct adapter *adap,
831                                            struct sge_eth_txq *txq)
832 {
833         struct fw_eth_tx_pkts_vm_wr *vmwr;
834         const size_t fw_hdr_copy_len = (sizeof(vmwr->ethmacdst) +
835                                         sizeof(vmwr->ethmacsrc) +
836                                         sizeof(vmwr->ethtype) +
837                                         sizeof(vmwr->vlantci));
838         struct fw_eth_tx_pkts_wr *wr;
839         struct sge_txq *q = &txq->q;
840         unsigned int ndesc;
841         u32 wr_mid;
842
843         /* fill the pkts WR header */
844         wr = (void *)&q->desc[q->pidx];
845         vmwr = (void *)&q->desc[q->pidx];
846
847         wr_mid = V_FW_WR_LEN16(DIV_ROUND_UP(q->coalesce.flits, 2));
848         ndesc = flits_to_desc(q->coalesce.flits);
849         wr->equiq_to_len16 = htonl(wr_mid);
850         wr->plen = cpu_to_be16(q->coalesce.len);
851         wr->npkt = q->coalesce.idx;
852         wr->r3 = 0;
853         if (is_pf4(adap)) {
854                 wr->type = q->coalesce.type;
855                 if (likely(wr->type != 0))
856                         wr->op_pkd = htonl(V_FW_WR_OP(FW_ETH_TX_PKTS2_WR));
857                 else
858                         wr->op_pkd = htonl(V_FW_WR_OP(FW_ETH_TX_PKTS_WR));
859         } else {
860                 wr->op_pkd = htonl(V_FW_WR_OP(FW_ETH_TX_PKTS_VM_WR));
861                 vmwr->r4 = 0;
862                 memcpy((void *)vmwr->ethmacdst, (void *)q->coalesce.ethmacdst,
863                        fw_hdr_copy_len);
864         }
865
866         /* zero out coalesce structure members */
867         memset((void *)&q->coalesce, 0, sizeof(struct eth_coalesce));
868
869         txq_advance(q, ndesc);
870         txq->stats.coal_wr++;
871         txq->stats.coal_pkts += wr->npkt;
872
873         if (Q_IDXDIFF(q, equeidx) >= q->size / 2) {
874                 q->equeidx = q->pidx;
875                 wr_mid |= F_FW_WR_EQUEQ;
876                 wr->equiq_to_len16 = htonl(wr_mid);
877         }
878         ring_tx_db(adap, q);
879 }
880
881 /**
882  * should_tx_packet_coalesce - decides whether to coalesce an mbuf or not
883  * @txq: tx queue where the mbuf is sent
884  * @mbuf: mbuf to be sent
885  * @nflits: return value for number of flits needed
886  * @adap: adapter structure
887  *
888  * This function decides if a packet should be coalesced or not.
889  */
890 static inline int should_tx_packet_coalesce(struct sge_eth_txq *txq,
891                                             struct rte_mbuf *mbuf,
892                                             unsigned int *nflits,
893                                             struct adapter *adap)
894 {
895         struct fw_eth_tx_pkts_vm_wr *wr;
896         const size_t fw_hdr_copy_len = (sizeof(wr->ethmacdst) +
897                                         sizeof(wr->ethmacsrc) +
898                                         sizeof(wr->ethtype) +
899                                         sizeof(wr->vlantci));
900         struct sge_txq *q = &txq->q;
901         unsigned int flits, ndesc;
902         unsigned char type = 0;
903         int credits, wr_size;
904
905         /* use coal WR type 1 when no frags are present */
906         type = (mbuf->nb_segs == 1) ? 1 : 0;
907         if (!is_pf4(adap)) {
908                 if (!type)
909                         return 0;
910
911                 if (q->coalesce.idx && memcmp((void *)q->coalesce.ethmacdst,
912                                               rte_pktmbuf_mtod(mbuf, void *),
913                                               fw_hdr_copy_len))
914                         ship_tx_pkt_coalesce_wr(adap, txq);
915         }
916
917         if (unlikely(type != q->coalesce.type && q->coalesce.idx))
918                 ship_tx_pkt_coalesce_wr(adap, txq);
919
920         /* calculate the number of flits required for coalescing this packet
921          * without the 2 flits of the WR header. These are added further down
922          * if we are just starting in new PKTS WR. sgl_len doesn't account for
923          * the possible 16 bytes alignment ULP TX commands so we do it here.
924          */
925         flits = (sgl_len(mbuf->nb_segs) + 1) & ~1U;
926         if (type == 0)
927                 flits += (sizeof(struct ulp_txpkt) +
928                           sizeof(struct ulptx_idata)) / sizeof(__be64);
929         flits += sizeof(struct cpl_tx_pkt_core) / sizeof(__be64);
930         *nflits = flits;
931
932         /* If coalescing is on, the mbuf is added to a pkts WR */
933         if (q->coalesce.idx) {
934                 ndesc = DIV_ROUND_UP(q->coalesce.flits + flits, 8);
935                 credits = txq_avail(q) - ndesc;
936
937                 if (unlikely(wraps_around(q, ndesc)))
938                         return 0;
939
940                 /* If we are wrapping or this is last mbuf then, send the
941                  * already coalesced mbufs and let the non-coalesce pass
942                  * handle the mbuf.
943                  */
944                 if (unlikely(credits < 0)) {
945                         ship_tx_pkt_coalesce_wr(adap, txq);
946                         return -EBUSY;
947                 }
948
949                 /* If the max coalesce len or the max WR len is reached
950                  * ship the WR and keep coalescing on.
951                  */
952                 if (unlikely((q->coalesce.len + mbuf->pkt_len >
953                                                 MAX_COALESCE_LEN) ||
954                              (q->coalesce.flits + flits >
955                               q->coalesce.max))) {
956                         ship_tx_pkt_coalesce_wr(adap, txq);
957                         goto new;
958                 }
959                 return 1;
960         }
961
962 new:
963         /* start a new pkts WR, the WR header is not filled below */
964         wr_size = is_pf4(adap) ? sizeof(struct fw_eth_tx_pkts_wr) :
965                                  sizeof(struct fw_eth_tx_pkts_vm_wr);
966         flits += wr_size / sizeof(__be64);
967         ndesc = flits_to_desc(q->coalesce.flits + flits);
968         credits = txq_avail(q) - ndesc;
969
970         if (unlikely(wraps_around(q, ndesc)))
971                 return 0;
972
973         if (unlikely(credits < 0))
974                 return -EBUSY;
975
976         q->coalesce.flits += wr_size / sizeof(__be64);
977         q->coalesce.type = type;
978         q->coalesce.ptr = (unsigned char *)&q->desc[q->pidx] +
979                            q->coalesce.flits * sizeof(__be64);
980         if (!is_pf4(adap))
981                 memcpy((void *)q->coalesce.ethmacdst,
982                        rte_pktmbuf_mtod(mbuf, void *), fw_hdr_copy_len);
983         return 1;
984 }
985
986 /**
987  * tx_do_packet_coalesce - add an mbuf to a coalesce WR
988  * @txq: sge_eth_txq used send the mbuf
989  * @mbuf: mbuf to be sent
990  * @flits: flits needed for this mbuf
991  * @adap: adapter structure
992  * @pi: port_info structure
993  * @addr: mapped address of the mbuf
994  *
995  * Adds an mbuf to be sent as part of a coalesce WR by filling a
996  * ulp_tx_pkt command, ulp_tx_sc_imm command, cpl message and
997  * ulp_tx_sc_dsgl command.
998  */
999 static inline int tx_do_packet_coalesce(struct sge_eth_txq *txq,
1000                                         struct rte_mbuf *mbuf,
1001                                         int flits, struct adapter *adap,
1002                                         const struct port_info *pi,
1003                                         dma_addr_t *addr, uint16_t nb_pkts)
1004 {
1005         u64 cntrl, *end;
1006         struct sge_txq *q = &txq->q;
1007         struct ulp_txpkt *mc;
1008         struct ulptx_idata *sc_imm;
1009         struct cpl_tx_pkt_core *cpl;
1010         struct tx_sw_desc *sd;
1011         unsigned int idx = q->coalesce.idx, len = mbuf->pkt_len;
1012
1013         if (q->coalesce.type == 0) {
1014                 mc = (struct ulp_txpkt *)q->coalesce.ptr;
1015                 mc->cmd_dest = htonl(V_ULPTX_CMD(4) | V_ULP_TXPKT_DEST(0) |
1016                                      V_ULP_TXPKT_FID(adap->sge.fw_evtq.cntxt_id) |
1017                                      F_ULP_TXPKT_RO);
1018                 mc->len = htonl(DIV_ROUND_UP(flits, 2));
1019                 sc_imm = (struct ulptx_idata *)(mc + 1);
1020                 sc_imm->cmd_more = htonl(V_ULPTX_CMD(ULP_TX_SC_IMM) |
1021                                          F_ULP_TX_SC_MORE);
1022                 sc_imm->len = htonl(sizeof(*cpl));
1023                 end = (u64 *)mc + flits;
1024                 cpl = (struct cpl_tx_pkt_core *)(sc_imm + 1);
1025         } else {
1026                 end = (u64 *)q->coalesce.ptr + flits;
1027                 cpl = (struct cpl_tx_pkt_core *)q->coalesce.ptr;
1028         }
1029
1030         /* update coalesce structure for this txq */
1031         q->coalesce.flits += flits;
1032         q->coalesce.ptr += flits * sizeof(__be64);
1033         q->coalesce.len += mbuf->pkt_len;
1034
1035         /* fill the cpl message, same as in t4_eth_xmit, this should be kept
1036          * similar to t4_eth_xmit
1037          */
1038         if (mbuf->ol_flags & RTE_MBUF_F_TX_IP_CKSUM) {
1039                 cntrl = hwcsum(adap->params.chip, mbuf) |
1040                                F_TXPKT_IPCSUM_DIS;
1041                 txq->stats.tx_cso++;
1042         } else {
1043                 cntrl = F_TXPKT_L4CSUM_DIS | F_TXPKT_IPCSUM_DIS;
1044         }
1045
1046         if (mbuf->ol_flags & RTE_MBUF_F_TX_VLAN) {
1047                 txq->stats.vlan_ins++;
1048                 cntrl |= F_TXPKT_VLAN_VLD | V_TXPKT_VLAN(mbuf->vlan_tci);
1049         }
1050
1051         cpl->ctrl0 = htonl(V_TXPKT_OPCODE(CPL_TX_PKT_XT));
1052         if (is_pf4(adap))
1053                 cpl->ctrl0 |= htonl(V_TXPKT_INTF(pi->tx_chan) |
1054                                     V_TXPKT_PF(adap->pf));
1055         else
1056                 cpl->ctrl0 |= htonl(V_TXPKT_INTF(pi->port_id));
1057         cpl->pack = htons(0);
1058         cpl->len = htons(len);
1059         cpl->ctrl1 = cpu_to_be64(cntrl);
1060         write_sgl(mbuf, q, (struct ulptx_sgl *)(cpl + 1), end, 0,  addr);
1061         txq->stats.pkts++;
1062         txq->stats.tx_bytes += len;
1063
1064         sd = &q->sdesc[q->pidx + (idx >> 1)];
1065         if (!(idx & 1)) {
1066                 if (sd->coalesce.idx) {
1067                         int i;
1068
1069                         for (i = 0; i < sd->coalesce.idx; i++) {
1070                                 rte_pktmbuf_free(sd->coalesce.mbuf[i]);
1071                                 sd->coalesce.mbuf[i] = NULL;
1072                         }
1073                 }
1074         }
1075
1076         /* store pointers to the mbuf and the sgl used in free_tx_desc.
1077          * each tx desc can hold two pointers corresponding to the value
1078          * of ETH_COALESCE_PKT_PER_DESC
1079          */
1080         sd->coalesce.mbuf[idx & 1] = mbuf;
1081         sd->coalesce.sgl[idx & 1] = (struct ulptx_sgl *)(cpl + 1);
1082         sd->coalesce.idx = (idx & 1) + 1;
1083
1084         /* Send the coalesced work request, only if max reached. However,
1085          * if lower latency is preferred over throughput, then don't wait
1086          * for coalescing the next Tx burst and send the packets now.
1087          */
1088         q->coalesce.idx++;
1089         if (q->coalesce.idx == adap->params.max_tx_coalesce_num ||
1090             (adap->devargs.tx_mode_latency && q->coalesce.idx >= nb_pkts))
1091                 ship_tx_pkt_coalesce_wr(adap, txq);
1092
1093         return 0;
1094 }
1095
1096 /**
1097  * t4_eth_xmit - add a packet to an Ethernet Tx queue
1098  * @txq: the egress queue
1099  * @mbuf: the packet
1100  *
1101  * Add a packet to an SGE Ethernet Tx queue.  Runs with softirqs disabled.
1102  */
1103 int t4_eth_xmit(struct sge_eth_txq *txq, struct rte_mbuf *mbuf,
1104                 uint16_t nb_pkts)
1105 {
1106         const struct port_info *pi;
1107         struct cpl_tx_pkt_lso_core *lso;
1108         struct adapter *adap;
1109         struct rte_mbuf *m = mbuf;
1110         struct fw_eth_tx_pkt_wr *wr;
1111         struct fw_eth_tx_pkt_vm_wr *vmwr;
1112         struct cpl_tx_pkt_core *cpl;
1113         struct tx_sw_desc *d;
1114         dma_addr_t addr[m->nb_segs];
1115         unsigned int flits, ndesc, cflits;
1116         int l3hdr_len, l4hdr_len, eth_xtra_len;
1117         int len, last_desc;
1118         int should_coal, credits;
1119         u32 wr_mid;
1120         u64 cntrl, *end;
1121         bool v6;
1122         u32 max_pkt_len;
1123
1124         /* Reject xmit if queue is stopped */
1125         if (unlikely(txq->flags & EQ_STOPPED))
1126                 return -(EBUSY);
1127
1128         /*
1129          * The chip min packet length is 10 octets but play safe and reject
1130          * anything shorter than an Ethernet header.
1131          */
1132         if (unlikely(m->pkt_len < RTE_ETHER_HDR_LEN)) {
1133 out_free:
1134                 rte_pktmbuf_free(m);
1135                 return 0;
1136         }
1137
1138         max_pkt_len = txq->data->mtu + RTE_ETHER_HDR_LEN + RTE_ETHER_CRC_LEN;
1139         if ((!(m->ol_flags & RTE_MBUF_F_TX_TCP_SEG)) &&
1140             (unlikely(m->pkt_len > max_pkt_len)))
1141                 goto out_free;
1142
1143         pi = txq->data->dev_private;
1144         adap = pi->adapter;
1145
1146         cntrl = F_TXPKT_L4CSUM_DIS | F_TXPKT_IPCSUM_DIS;
1147         /* align the end of coalesce WR to a 512 byte boundary */
1148         txq->q.coalesce.max = (8 - (txq->q.pidx & 7)) * 8;
1149
1150         if ((m->ol_flags & RTE_MBUF_F_TX_TCP_SEG) == 0) {
1151                 should_coal = should_tx_packet_coalesce(txq, mbuf, &cflits, adap);
1152                 if (should_coal > 0) {
1153                         if (unlikely(map_mbuf(mbuf, addr) < 0)) {
1154                                 dev_warn(adap, "%s: mapping err for coalesce\n",
1155                                          __func__);
1156                                 txq->stats.mapping_err++;
1157                                 goto out_free;
1158                         }
1159                         return tx_do_packet_coalesce(txq, mbuf, cflits, adap,
1160                                                      pi, addr, nb_pkts);
1161                 } else if (should_coal < 0) {
1162                         return should_coal;
1163                 }
1164         }
1165
1166         if (txq->q.coalesce.idx)
1167                 ship_tx_pkt_coalesce_wr(adap, txq);
1168
1169         flits = calc_tx_flits(m, adap);
1170         ndesc = flits_to_desc(flits);
1171         credits = txq_avail(&txq->q) - ndesc;
1172
1173         if (unlikely(credits < 0)) {
1174                 dev_debug(adap, "%s: Tx ring %u full; credits = %d\n",
1175                           __func__, txq->q.cntxt_id, credits);
1176                 return -EBUSY;
1177         }
1178
1179         if (unlikely(map_mbuf(m, addr) < 0)) {
1180                 txq->stats.mapping_err++;
1181                 goto out_free;
1182         }
1183
1184         wr_mid = V_FW_WR_LEN16(DIV_ROUND_UP(flits, 2));
1185         if (Q_IDXDIFF(&txq->q, equeidx)  >= 64) {
1186                 txq->q.equeidx = txq->q.pidx;
1187                 wr_mid |= F_FW_WR_EQUEQ;
1188         }
1189
1190         wr = (void *)&txq->q.desc[txq->q.pidx];
1191         vmwr = (void *)&txq->q.desc[txq->q.pidx];
1192         wr->equiq_to_len16 = htonl(wr_mid);
1193         if (is_pf4(adap)) {
1194                 wr->r3 = rte_cpu_to_be_64(0);
1195                 end = (u64 *)wr + flits;
1196         } else {
1197                 const size_t fw_hdr_copy_len = (sizeof(vmwr->ethmacdst) +
1198                                                 sizeof(vmwr->ethmacsrc) +
1199                                                 sizeof(vmwr->ethtype) +
1200                                                 sizeof(vmwr->vlantci));
1201
1202                 vmwr->r3[0] = rte_cpu_to_be_32(0);
1203                 vmwr->r3[1] = rte_cpu_to_be_32(0);
1204                 memcpy((void *)vmwr->ethmacdst, rte_pktmbuf_mtod(m, void *),
1205                        fw_hdr_copy_len);
1206                 end = (u64 *)vmwr + flits;
1207         }
1208
1209         len = sizeof(*cpl);
1210
1211         /* Coalescing skipped and we send through normal path */
1212         if (!(m->ol_flags & RTE_MBUF_F_TX_TCP_SEG)) {
1213                 wr->op_immdlen = htonl(V_FW_WR_OP(is_pf4(adap) ?
1214                                                   FW_ETH_TX_PKT_WR :
1215                                                   FW_ETH_TX_PKT_VM_WR) |
1216                                        V_FW_WR_IMMDLEN(len));
1217                 if (is_pf4(adap))
1218                         cpl = (void *)(wr + 1);
1219                 else
1220                         cpl = (void *)(vmwr + 1);
1221                 if (m->ol_flags & RTE_MBUF_F_TX_IP_CKSUM) {
1222                         cntrl = hwcsum(adap->params.chip, m) |
1223                                 F_TXPKT_IPCSUM_DIS;
1224                         txq->stats.tx_cso++;
1225                 }
1226         } else {
1227                 if (is_pf4(adap))
1228                         lso = (void *)(wr + 1);
1229                 else
1230                         lso = (void *)(vmwr + 1);
1231                 v6 = (m->ol_flags & RTE_MBUF_F_TX_IPV6) != 0;
1232                 l3hdr_len = m->l3_len;
1233                 l4hdr_len = m->l4_len;
1234                 eth_xtra_len = m->l2_len - RTE_ETHER_HDR_LEN;
1235                 len += sizeof(*lso);
1236                 wr->op_immdlen = htonl(V_FW_WR_OP(is_pf4(adap) ?
1237                                                   FW_ETH_TX_PKT_WR :
1238                                                   FW_ETH_TX_PKT_VM_WR) |
1239                                        V_FW_WR_IMMDLEN(len));
1240                 lso->lso_ctrl = htonl(V_LSO_OPCODE(CPL_TX_PKT_LSO) |
1241                                       F_LSO_FIRST_SLICE | F_LSO_LAST_SLICE |
1242                                       V_LSO_IPV6(v6) |
1243                                       V_LSO_ETHHDR_LEN(eth_xtra_len / 4) |
1244                                       V_LSO_IPHDR_LEN(l3hdr_len / 4) |
1245                                       V_LSO_TCPHDR_LEN(l4hdr_len / 4));
1246                 lso->ipid_ofst = htons(0);
1247                 lso->mss = htons(m->tso_segsz);
1248                 lso->seqno_offset = htonl(0);
1249                 if (is_t4(adap->params.chip))
1250                         lso->len = htonl(m->pkt_len);
1251                 else
1252                         lso->len = htonl(V_LSO_T5_XFER_SIZE(m->pkt_len));
1253                 cpl = (void *)(lso + 1);
1254
1255                 if (CHELSIO_CHIP_VERSION(adap->params.chip) <= CHELSIO_T5)
1256                         cntrl = V_TXPKT_ETHHDR_LEN(eth_xtra_len);
1257                 else
1258                         cntrl = V_T6_TXPKT_ETHHDR_LEN(eth_xtra_len);
1259
1260                 cntrl |= V_TXPKT_CSUM_TYPE(v6 ? TX_CSUM_TCPIP6 :
1261                                                 TX_CSUM_TCPIP) |
1262                          V_TXPKT_IPHDR_LEN(l3hdr_len);
1263                 txq->stats.tso++;
1264                 txq->stats.tx_cso += m->tso_segsz;
1265         }
1266
1267         if (m->ol_flags & RTE_MBUF_F_TX_VLAN) {
1268                 txq->stats.vlan_ins++;
1269                 cntrl |= F_TXPKT_VLAN_VLD | V_TXPKT_VLAN(m->vlan_tci);
1270         }
1271
1272         cpl->ctrl0 = htonl(V_TXPKT_OPCODE(CPL_TX_PKT_XT));
1273         if (is_pf4(adap))
1274                 cpl->ctrl0 |= htonl(V_TXPKT_INTF(pi->tx_chan) |
1275                                     V_TXPKT_PF(adap->pf));
1276         else
1277                 cpl->ctrl0 |= htonl(V_TXPKT_INTF(pi->port_id) |
1278                                     V_TXPKT_PF(0));
1279
1280         cpl->pack = htons(0);
1281         cpl->len = htons(m->pkt_len);
1282         cpl->ctrl1 = cpu_to_be64(cntrl);
1283
1284         txq->stats.pkts++;
1285         txq->stats.tx_bytes += m->pkt_len;
1286         last_desc = txq->q.pidx + ndesc - 1;
1287         if (last_desc >= (int)txq->q.size)
1288                 last_desc -= txq->q.size;
1289
1290         d = &txq->q.sdesc[last_desc];
1291         if (d->coalesce.idx) {
1292                 int i;
1293
1294                 for (i = 0; i < d->coalesce.idx; i++) {
1295                         rte_pktmbuf_free(d->coalesce.mbuf[i]);
1296                         d->coalesce.mbuf[i] = NULL;
1297                 }
1298                 d->coalesce.idx = 0;
1299         }
1300         write_sgl(m, &txq->q, (struct ulptx_sgl *)(cpl + 1), end, 0,
1301                   addr);
1302         txq->q.sdesc[last_desc].mbuf = m;
1303         txq->q.sdesc[last_desc].sgl = (struct ulptx_sgl *)(cpl + 1);
1304         txq_advance(&txq->q, ndesc);
1305         ring_tx_db(adap, &txq->q);
1306         return 0;
1307 }
1308
1309 /**
1310  * reclaim_completed_tx_imm - reclaim completed control-queue Tx descs
1311  * @q: the SGE control Tx queue
1312  *
1313  * This is a variant of reclaim_completed_tx() that is used for Tx queues
1314  * that send only immediate data (presently just the control queues) and
1315  * thus do not have any mbufs to release.
1316  */
1317 static inline void reclaim_completed_tx_imm(struct sge_txq *q)
1318 {
1319         int hw_cidx = ntohs(q->stat->cidx);
1320         int reclaim = hw_cidx - q->cidx;
1321
1322         if (reclaim < 0)
1323                 reclaim += q->size;
1324
1325         q->in_use -= reclaim;
1326         q->cidx = hw_cidx;
1327 }
1328
1329 /**
1330  * is_imm - check whether a packet can be sent as immediate data
1331  * @mbuf: the packet
1332  *
1333  * Returns true if a packet can be sent as a WR with immediate data.
1334  */
1335 static inline int is_imm(const struct rte_mbuf *mbuf)
1336 {
1337         return mbuf->pkt_len <= MAX_CTRL_WR_LEN;
1338 }
1339
1340 /**
1341  * inline_tx_mbuf: inline a packet's data into TX descriptors
1342  * @q: the TX queue where the packet will be inlined
1343  * @from: pointer to data portion of packet
1344  * @to: pointer after cpl where data has to be inlined
1345  * @len: length of data to inline
1346  *
1347  * Inline a packet's contents directly to TX descriptors, starting at
1348  * the given position within the TX DMA ring.
1349  * Most of the complexity of this operation is dealing with wrap arounds
1350  * in the middle of the packet we want to inline.
1351  */
1352 static void inline_tx_mbuf(const struct sge_txq *q, caddr_t from, caddr_t *to,
1353                            int len)
1354 {
1355         int left = RTE_PTR_DIFF(q->stat, *to);
1356
1357         if (likely((uintptr_t)*to + len <= (uintptr_t)q->stat)) {
1358                 rte_memcpy(*to, from, len);
1359                 *to = RTE_PTR_ADD(*to, len);
1360         } else {
1361                 rte_memcpy(*to, from, left);
1362                 from = RTE_PTR_ADD(from, left);
1363                 left = len - left;
1364                 rte_memcpy((void *)q->desc, from, left);
1365                 *to = RTE_PTR_ADD((void *)q->desc, left);
1366         }
1367 }
1368
1369 /**
1370  * ctrl_xmit - send a packet through an SGE control Tx queue
1371  * @q: the control queue
1372  * @mbuf: the packet
1373  *
1374  * Send a packet through an SGE control Tx queue.  Packets sent through
1375  * a control queue must fit entirely as immediate data.
1376  */
1377 static int ctrl_xmit(struct sge_ctrl_txq *q, struct rte_mbuf *mbuf)
1378 {
1379         unsigned int ndesc;
1380         struct fw_wr_hdr *wr;
1381         caddr_t dst;
1382
1383         if (unlikely(!is_imm(mbuf))) {
1384                 WARN_ON(1);
1385                 rte_pktmbuf_free(mbuf);
1386                 return -1;
1387         }
1388
1389         reclaim_completed_tx_imm(&q->q);
1390         ndesc = DIV_ROUND_UP(mbuf->pkt_len, sizeof(struct tx_desc));
1391         t4_os_lock(&q->ctrlq_lock);
1392
1393         q->full = txq_avail(&q->q) < ndesc ? 1 : 0;
1394         if (unlikely(q->full)) {
1395                 t4_os_unlock(&q->ctrlq_lock);
1396                 return -1;
1397         }
1398
1399         wr = (struct fw_wr_hdr *)&q->q.desc[q->q.pidx];
1400         dst = (void *)wr;
1401         inline_tx_mbuf(&q->q, rte_pktmbuf_mtod(mbuf, caddr_t),
1402                        &dst, mbuf->data_len);
1403
1404         txq_advance(&q->q, ndesc);
1405         if (unlikely(txq_avail(&q->q) < 64))
1406                 wr->lo |= htonl(F_FW_WR_EQUEQ);
1407
1408         q->txp++;
1409
1410         ring_tx_db(q->adapter, &q->q);
1411         t4_os_unlock(&q->ctrlq_lock);
1412
1413         rte_pktmbuf_free(mbuf);
1414         return 0;
1415 }
1416
1417 /**
1418  * t4_mgmt_tx - send a management message
1419  * @q: the control queue
1420  * @mbuf: the packet containing the management message
1421  *
1422  * Send a management message through control queue.
1423  */
1424 int t4_mgmt_tx(struct sge_ctrl_txq *q, struct rte_mbuf *mbuf)
1425 {
1426         return ctrl_xmit(q, mbuf);
1427 }
1428
1429 /**
1430  * alloc_ring - allocate resources for an SGE descriptor ring
1431  * @dev: the port associated with the queue
1432  * @z_name: memzone's name
1433  * @queue_id: queue index
1434  * @socket_id: preferred socket id for memory allocations
1435  * @nelem: the number of descriptors
1436  * @elem_size: the size of each descriptor
1437  * @stat_size: extra space in HW ring for status information
1438  * @sw_size: the size of the SW state associated with each ring element
1439  * @phys: the physical address of the allocated ring
1440  * @metadata: address of the array holding the SW state for the ring
1441  *
1442  * Allocates resources for an SGE descriptor ring, such as Tx queues,
1443  * free buffer lists, or response queues.  Each SGE ring requires
1444  * space for its HW descriptors plus, optionally, space for the SW state
1445  * associated with each HW entry (the metadata).  The function returns
1446  * three values: the virtual address for the HW ring (the return value
1447  * of the function), the bus address of the HW ring, and the address
1448  * of the SW ring.
1449  */
1450 static void *alloc_ring(struct rte_eth_dev *dev, const char *z_name,
1451                         uint16_t queue_id, int socket_id, size_t nelem,
1452                         size_t elem_size, size_t stat_size, size_t sw_size,
1453                         dma_addr_t *phys, void *metadata)
1454 {
1455         size_t len = CXGBE_MAX_RING_DESC_SIZE * elem_size + stat_size;
1456         char z_name_sw[RTE_MEMZONE_NAMESIZE];
1457         const struct rte_memzone *tz;
1458         void *s = NULL;
1459
1460         snprintf(z_name_sw, sizeof(z_name_sw), "eth_p%d_q%d_%s_sw_ring",
1461                  dev->data->port_id, queue_id, z_name);
1462
1463         dev_debug(adapter, "%s: nelem = %zu; elem_size = %zu; sw_size = %zu; "
1464                   "stat_size = %zu; queue_id = %u; socket_id = %d; z_name = %s;"
1465                   " z_name_sw = %s\n", __func__, nelem, elem_size, sw_size,
1466                   stat_size, queue_id, socket_id, z_name, z_name_sw);
1467
1468         /*
1469          * Allocate TX/RX ring hardware descriptors. A memzone large enough to
1470          * handle the maximum ring size is allocated in order to allow for
1471          * resizing in later calls to the queue setup function.
1472          */
1473         tz = rte_eth_dma_zone_reserve(dev, z_name, queue_id, len, 4096,
1474                                       socket_id);
1475         if (!tz)
1476                 return NULL;
1477
1478         memset(tz->addr, 0, len);
1479         if (sw_size) {
1480                 s = rte_zmalloc_socket(z_name_sw, nelem * sw_size,
1481                                        RTE_CACHE_LINE_SIZE, socket_id);
1482
1483                 if (!s) {
1484                         dev_err(adapter, "%s: failed to get sw_ring memory\n",
1485                                 __func__);
1486                         return NULL;
1487                 }
1488         }
1489         if (metadata)
1490                 *(void **)metadata = s;
1491
1492         *phys = (uint64_t)tz->iova;
1493         return tz->addr;
1494 }
1495
1496 #define CXGB4_MSG_AN ((void *)1)
1497
1498 /**
1499  * rspq_next - advance to the next entry in a response queue
1500  * @q: the queue
1501  *
1502  * Updates the state of a response queue to advance it to the next entry.
1503  */
1504 static inline void rspq_next(struct sge_rspq *q)
1505 {
1506         q->cur_desc = (const __be64 *)((const char *)q->cur_desc + q->iqe_len);
1507         if (unlikely(++q->cidx == q->size)) {
1508                 q->cidx = 0;
1509                 q->gen ^= 1;
1510                 q->cur_desc = q->desc;
1511         }
1512 }
1513
1514 static inline void cxgbe_set_mbuf_info(struct rte_mbuf *pkt, uint32_t ptype,
1515                                        uint64_t ol_flags)
1516 {
1517         pkt->packet_type |= ptype;
1518         pkt->ol_flags |= ol_flags;
1519 }
1520
1521 static inline void cxgbe_fill_mbuf_info(struct adapter *adap,
1522                                         const struct cpl_rx_pkt *cpl,
1523                                         struct rte_mbuf *pkt)
1524 {
1525         bool csum_ok;
1526         u16 err_vec;
1527
1528         if (adap->params.tp.rx_pkt_encap)
1529                 err_vec = G_T6_COMPR_RXERR_VEC(ntohs(cpl->err_vec));
1530         else
1531                 err_vec = ntohs(cpl->err_vec);
1532
1533         csum_ok = cpl->csum_calc && !err_vec;
1534
1535         if (cpl->vlan_ex)
1536                 cxgbe_set_mbuf_info(pkt, RTE_PTYPE_L2_ETHER_VLAN,
1537                                     RTE_MBUF_F_RX_VLAN | RTE_MBUF_F_RX_VLAN_STRIPPED);
1538         else
1539                 cxgbe_set_mbuf_info(pkt, RTE_PTYPE_L2_ETHER, 0);
1540
1541         if (cpl->l2info & htonl(F_RXF_IP))
1542                 cxgbe_set_mbuf_info(pkt, RTE_PTYPE_L3_IPV4,
1543                                     csum_ok ? RTE_MBUF_F_RX_IP_CKSUM_GOOD :
1544                                     RTE_MBUF_F_RX_IP_CKSUM_BAD);
1545         else if (cpl->l2info & htonl(F_RXF_IP6))
1546                 cxgbe_set_mbuf_info(pkt, RTE_PTYPE_L3_IPV6,
1547                                     csum_ok ? RTE_MBUF_F_RX_IP_CKSUM_GOOD :
1548                                     RTE_MBUF_F_RX_IP_CKSUM_BAD);
1549
1550         if (cpl->l2info & htonl(F_RXF_TCP))
1551                 cxgbe_set_mbuf_info(pkt, RTE_PTYPE_L4_TCP,
1552                                     csum_ok ? RTE_MBUF_F_RX_L4_CKSUM_GOOD :
1553                                     RTE_MBUF_F_RX_L4_CKSUM_BAD);
1554         else if (cpl->l2info & htonl(F_RXF_UDP))
1555                 cxgbe_set_mbuf_info(pkt, RTE_PTYPE_L4_UDP,
1556                                     csum_ok ? RTE_MBUF_F_RX_L4_CKSUM_GOOD :
1557                                     RTE_MBUF_F_RX_L4_CKSUM_BAD);
1558 }
1559
1560 /**
1561  * process_responses - process responses from an SGE response queue
1562  * @q: the ingress queue to process
1563  * @budget: how many responses can be processed in this round
1564  * @rx_pkts: mbuf to put the pkts
1565  *
1566  * Process responses from an SGE response queue up to the supplied budget.
1567  * Responses include received packets as well as control messages from FW
1568  * or HW.
1569  *
1570  * Additionally choose the interrupt holdoff time for the next interrupt
1571  * on this queue.  If the system is under memory shortage use a fairly
1572  * long delay to help recovery.
1573  */
1574 static int process_responses(struct sge_rspq *q, int budget,
1575                              struct rte_mbuf **rx_pkts)
1576 {
1577         int ret = 0, rsp_type;
1578         int budget_left = budget;
1579         const struct rsp_ctrl *rc;
1580         struct sge_eth_rxq *rxq = container_of(q, struct sge_eth_rxq, rspq);
1581
1582         while (likely(budget_left)) {
1583                 if (q->cidx == ntohs(q->stat->pidx))
1584                         break;
1585
1586                 rc = (const struct rsp_ctrl *)
1587                      ((const char *)q->cur_desc + (q->iqe_len - sizeof(*rc)));
1588
1589                 /*
1590                  * Ensure response has been read
1591                  */
1592                 rmb();
1593                 rsp_type = G_RSPD_TYPE(rc->u.type_gen);
1594
1595                 if (likely(rsp_type == X_RSPD_TYPE_FLBUF)) {
1596                         struct sge *s = &q->adapter->sge;
1597                         unsigned int stat_pidx;
1598                         int stat_pidx_diff;
1599
1600                         stat_pidx = ntohs(q->stat->pidx);
1601                         stat_pidx_diff = P_IDXDIFF(q, stat_pidx);
1602                         while (stat_pidx_diff && budget_left) {
1603                                 const struct rx_sw_desc *rsd =
1604                                         &rxq->fl.sdesc[rxq->fl.cidx];
1605                                 const struct rss_header *rss_hdr =
1606                                         (const void *)q->cur_desc;
1607                                 const struct cpl_rx_pkt *cpl =
1608                                         (const void *)&q->cur_desc[1];
1609                                 struct rte_mbuf *pkt, *npkt;
1610                                 u32 len, bufsz;
1611
1612                                 rc = (const struct rsp_ctrl *)
1613                                      ((const char *)q->cur_desc +
1614                                       (q->iqe_len - sizeof(*rc)));
1615
1616                                 rsp_type = G_RSPD_TYPE(rc->u.type_gen);
1617                                 if (unlikely(rsp_type != X_RSPD_TYPE_FLBUF))
1618                                         break;
1619
1620                                 len = ntohl(rc->pldbuflen_qid);
1621                                 BUG_ON(!(len & F_RSPD_NEWBUF));
1622                                 pkt = rsd->buf;
1623                                 npkt = pkt;
1624                                 len = G_RSPD_LEN(len);
1625                                 pkt->pkt_len = len;
1626
1627                                 /* Chain mbufs into len if necessary */
1628                                 while (len) {
1629                                         struct rte_mbuf *new_pkt = rsd->buf;
1630
1631                                         bufsz = min(get_buf_size(q->adapter,
1632                                                                  rsd), len);
1633                                         new_pkt->data_len = bufsz;
1634                                         unmap_rx_buf(&rxq->fl);
1635                                         len -= bufsz;
1636                                         npkt->next = new_pkt;
1637                                         npkt = new_pkt;
1638                                         pkt->nb_segs++;
1639                                         rsd = &rxq->fl.sdesc[rxq->fl.cidx];
1640                                 }
1641                                 npkt->next = NULL;
1642                                 pkt->nb_segs--;
1643
1644                                 cxgbe_fill_mbuf_info(q->adapter, cpl, pkt);
1645
1646                                 if (!rss_hdr->filter_tid &&
1647                                     rss_hdr->hash_type) {
1648                                         pkt->ol_flags |= RTE_MBUF_F_RX_RSS_HASH;
1649                                         pkt->hash.rss =
1650                                                 ntohl(rss_hdr->hash_val);
1651                                 }
1652
1653                                 if (cpl->vlan_ex)
1654                                         pkt->vlan_tci = ntohs(cpl->vlan);
1655
1656                                 rte_pktmbuf_adj(pkt, s->pktshift);
1657                                 rxq->stats.pkts++;
1658                                 rxq->stats.rx_bytes += pkt->pkt_len;
1659                                 rx_pkts[budget - budget_left] = pkt;
1660
1661                                 rspq_next(q);
1662                                 budget_left--;
1663                                 stat_pidx_diff--;
1664                         }
1665                         continue;
1666                 } else if (likely(rsp_type == X_RSPD_TYPE_CPL)) {
1667                         ret = q->handler(q, q->cur_desc, NULL);
1668                 } else {
1669                         ret = q->handler(q, (const __be64 *)rc, CXGB4_MSG_AN);
1670                 }
1671
1672                 if (unlikely(ret)) {
1673                         /* couldn't process descriptor, back off for recovery */
1674                         q->next_intr_params = V_QINTR_TIMER_IDX(NOMEM_TMR_IDX);
1675                         break;
1676                 }
1677
1678                 rspq_next(q);
1679                 budget_left--;
1680         }
1681
1682         /*
1683          * If this is a Response Queue with an associated Free List and
1684          * there's room for another chunk of new Free List buffer pointers,
1685          * refill the Free List.
1686          */
1687
1688         if (q->offset >= 0 && fl_cap(&rxq->fl) - rxq->fl.avail >= 64)
1689                 __refill_fl(q->adapter, &rxq->fl);
1690
1691         return budget - budget_left;
1692 }
1693
1694 int cxgbe_poll(struct sge_rspq *q, struct rte_mbuf **rx_pkts,
1695                unsigned int budget, unsigned int *work_done)
1696 {
1697         struct sge_eth_rxq *rxq = container_of(q, struct sge_eth_rxq, rspq);
1698         unsigned int cidx_inc;
1699         unsigned int params;
1700         u32 val;
1701
1702         if (unlikely(rxq->flags & IQ_STOPPED)) {
1703                 *work_done = 0;
1704                 return 0;
1705         }
1706
1707         *work_done = process_responses(q, budget, rx_pkts);
1708
1709         if (*work_done) {
1710                 cidx_inc = R_IDXDIFF(q, gts_idx);
1711
1712                 if (q->offset >= 0 && fl_cap(&rxq->fl) - rxq->fl.avail >= 64)
1713                         __refill_fl(q->adapter, &rxq->fl);
1714
1715                 params = q->intr_params;
1716                 q->next_intr_params = params;
1717                 val = V_CIDXINC(cidx_inc) | V_SEINTARM(params);
1718
1719                 if (unlikely(!q->bar2_addr)) {
1720                         u32 reg = is_pf4(q->adapter) ? MYPF_REG(A_SGE_PF_GTS) :
1721                                                        T4VF_SGE_BASE_ADDR +
1722                                                        A_SGE_VF_GTS;
1723
1724                         t4_write_reg(q->adapter, reg,
1725                                      val | V_INGRESSQID((u32)q->cntxt_id));
1726                 } else {
1727                         writel(val | V_INGRESSQID(q->bar2_qid),
1728                                (void *)((uintptr_t)q->bar2_addr + SGE_UDB_GTS));
1729                         /* This Write memory Barrier will force the
1730                          * write to the User Doorbell area to be
1731                          * flushed.
1732                          */
1733                         wmb();
1734                 }
1735                 q->gts_idx = q->cidx;
1736         }
1737         return 0;
1738 }
1739
1740 /**
1741  * bar2_address - return the BAR2 address for an SGE Queue's Registers
1742  * @adapter: the adapter
1743  * @qid: the SGE Queue ID
1744  * @qtype: the SGE Queue Type (Egress or Ingress)
1745  * @pbar2_qid: BAR2 Queue ID or 0 for Queue ID inferred SGE Queues
1746  *
1747  * Returns the BAR2 address for the SGE Queue Registers associated with
1748  * @qid.  If BAR2 SGE Registers aren't available, returns NULL.  Also
1749  * returns the BAR2 Queue ID to be used with writes to the BAR2 SGE
1750  * Queue Registers.  If the BAR2 Queue ID is 0, then "Inferred Queue ID"
1751  * Registers are supported (e.g. the Write Combining Doorbell Buffer).
1752  */
1753 static void __iomem *bar2_address(struct adapter *adapter, unsigned int qid,
1754                                   enum t4_bar2_qtype qtype,
1755                                   unsigned int *pbar2_qid)
1756 {
1757         u64 bar2_qoffset;
1758         int ret;
1759
1760         ret = t4_bar2_sge_qregs(adapter, qid, qtype, &bar2_qoffset, pbar2_qid);
1761         if (ret)
1762                 return NULL;
1763
1764         return adapter->bar2 + bar2_qoffset;
1765 }
1766
1767 int t4_sge_eth_rxq_start(struct adapter *adap, struct sge_eth_rxq *rxq)
1768 {
1769         unsigned int fl_id = rxq->fl.size ? rxq->fl.cntxt_id : 0xffff;
1770
1771         rxq->flags &= ~IQ_STOPPED;
1772         return t4_iq_start_stop(adap, adap->mbox, true, adap->pf, 0,
1773                                 rxq->rspq.cntxt_id, fl_id, 0xffff);
1774 }
1775
1776 int t4_sge_eth_rxq_stop(struct adapter *adap, struct sge_eth_rxq *rxq)
1777 {
1778         unsigned int fl_id = rxq->fl.size ? rxq->fl.cntxt_id : 0xffff;
1779
1780         rxq->flags |= IQ_STOPPED;
1781         return t4_iq_start_stop(adap, adap->mbox, false, adap->pf, 0,
1782                                 rxq->rspq.cntxt_id, fl_id, 0xffff);
1783 }
1784
1785 /*
1786  * @intr_idx: MSI/MSI-X vector if >=0, -(absolute qid + 1) if < 0
1787  * @cong: < 0 -> no congestion feedback, >= 0 -> congestion channel map
1788  */
1789 int t4_sge_alloc_rxq(struct adapter *adap, struct sge_rspq *iq, bool fwevtq,
1790                      struct rte_eth_dev *eth_dev, int intr_idx,
1791                      struct sge_fl *fl, rspq_handler_t hnd, int cong,
1792                      struct rte_mempool *mp, int queue_id, int socket_id)
1793 {
1794         int ret, flsz = 0;
1795         struct fw_iq_cmd c;
1796         struct sge *s = &adap->sge;
1797         struct port_info *pi = eth_dev->data->dev_private;
1798         unsigned int nb_refill;
1799         u8 pciechan;
1800
1801         /* Size needs to be multiple of 16, including status entry. */
1802         iq->size = cxgbe_roundup(iq->size, 16);
1803
1804         iq->desc = alloc_ring(eth_dev, fwevtq ? "fwq_ring" : "rx_ring",
1805                               queue_id, socket_id, iq->size, iq->iqe_len,
1806                               0, 0, &iq->phys_addr, NULL);
1807         if (!iq->desc)
1808                 return -ENOMEM;
1809
1810         memset(&c, 0, sizeof(c));
1811         c.op_to_vfn = htonl(V_FW_CMD_OP(FW_IQ_CMD) | F_FW_CMD_REQUEST |
1812                             F_FW_CMD_WRITE | F_FW_CMD_EXEC);
1813
1814         if (is_pf4(adap)) {
1815                 pciechan = pi->tx_chan;
1816                 c.op_to_vfn |= htonl(V_FW_IQ_CMD_PFN(adap->pf) |
1817                                      V_FW_IQ_CMD_VFN(0));
1818                 if (cong >= 0)
1819                         c.iqns_to_fl0congen =
1820                                 htonl(F_FW_IQ_CMD_IQFLINTCONGEN |
1821                                       V_FW_IQ_CMD_IQTYPE(cong ?
1822                                                          FW_IQ_IQTYPE_NIC :
1823                                                          FW_IQ_IQTYPE_OFLD) |
1824                                       F_FW_IQ_CMD_IQRO);
1825         } else {
1826                 pciechan = pi->port_id;
1827         }
1828
1829         c.alloc_to_len16 = htonl(F_FW_IQ_CMD_ALLOC | F_FW_IQ_CMD_IQSTART |
1830                                  (sizeof(c) / 16));
1831         c.type_to_iqandstindex =
1832                 htonl(V_FW_IQ_CMD_TYPE(FW_IQ_TYPE_FL_INT_CAP) |
1833                       V_FW_IQ_CMD_IQASYNCH(fwevtq) |
1834                       V_FW_IQ_CMD_VIID(pi->viid) |
1835                       V_FW_IQ_CMD_IQANDST(intr_idx < 0) |
1836                       V_FW_IQ_CMD_IQANUD(X_UPDATEDELIVERY_STATUS_PAGE) |
1837                       V_FW_IQ_CMD_IQANDSTINDEX(intr_idx >= 0 ? intr_idx :
1838                                                                -intr_idx - 1));
1839         c.iqdroprss_to_iqesize =
1840                 htons(V_FW_IQ_CMD_IQPCIECH(pciechan) |
1841                       F_FW_IQ_CMD_IQGTSMODE |
1842                       V_FW_IQ_CMD_IQINTCNTTHRESH(iq->pktcnt_idx) |
1843                       V_FW_IQ_CMD_IQESIZE(ilog2(iq->iqe_len) - 4));
1844         c.iqsize = htons(iq->size);
1845         c.iqaddr = cpu_to_be64(iq->phys_addr);
1846
1847         if (fl) {
1848                 struct sge_eth_rxq *rxq = container_of(fl, struct sge_eth_rxq,
1849                                                        fl);
1850                 unsigned int chip_ver = CHELSIO_CHIP_VERSION(adap->params.chip);
1851
1852                 /*
1853                  * Allocate the ring for the hardware free list (with space
1854                  * for its status page) along with the associated software
1855                  * descriptor ring.  The free list size needs to be a multiple
1856                  * of the Egress Queue Unit and at least 2 Egress Units larger
1857                  * than the SGE's Egress Congestion Threshold
1858                  * (fl_starve_thres - 1).
1859                  */
1860                 if (fl->size < s->fl_starve_thres - 1 + 2 * 8)
1861                         fl->size = s->fl_starve_thres - 1 + 2 * 8;
1862                 fl->size = cxgbe_roundup(fl->size, 8);
1863
1864                 fl->desc = alloc_ring(eth_dev, "fl_ring", queue_id, socket_id,
1865                                       fl->size, sizeof(__be64), s->stat_len,
1866                                       sizeof(struct rx_sw_desc),
1867                                       &fl->addr, &fl->sdesc);
1868                 if (!fl->desc) {
1869                         ret = -ENOMEM;
1870                         goto err;
1871                 }
1872
1873                 flsz = fl->size / 8 + s->stat_len / sizeof(struct tx_desc);
1874                 c.iqns_to_fl0congen |=
1875                         htonl(V_FW_IQ_CMD_FL0HOSTFCMODE(X_HOSTFCMODE_NONE) |
1876                               (unlikely(rxq->usembufs) ?
1877                                0 : F_FW_IQ_CMD_FL0PACKEN) |
1878                               F_FW_IQ_CMD_FL0FETCHRO | F_FW_IQ_CMD_FL0DATARO |
1879                               F_FW_IQ_CMD_FL0PADEN);
1880                 if (is_pf4(adap) && cong >= 0)
1881                         c.iqns_to_fl0congen |=
1882                                 htonl(V_FW_IQ_CMD_FL0CNGCHMAP(cong) |
1883                                       F_FW_IQ_CMD_FL0CONGCIF |
1884                                       F_FW_IQ_CMD_FL0CONGEN);
1885
1886                 /* In T6, for egress queue type FL there is internal overhead
1887                  * of 16B for header going into FLM module.
1888                  * Hence maximum allowed burst size will be 448 bytes.
1889                  */
1890                 c.fl0dcaen_to_fl0cidxfthresh =
1891                         htons(V_FW_IQ_CMD_FL0FBMIN(chip_ver <= CHELSIO_T5 ?
1892                                                    X_FETCHBURSTMIN_128B :
1893                                                    X_FETCHBURSTMIN_64B) |
1894                               V_FW_IQ_CMD_FL0FBMAX(chip_ver <= CHELSIO_T5 ?
1895                                                    X_FETCHBURSTMAX_512B :
1896                                                    X_FETCHBURSTMAX_256B));
1897                 c.fl0size = htons(flsz);
1898                 c.fl0addr = cpu_to_be64(fl->addr);
1899         }
1900
1901         if (is_pf4(adap))
1902                 ret = t4_wr_mbox(adap, adap->mbox, &c, sizeof(c), &c);
1903         else
1904                 ret = t4vf_wr_mbox(adap, &c, sizeof(c), &c);
1905         if (ret)
1906                 goto err;
1907
1908         iq->cur_desc = iq->desc;
1909         iq->cidx = 0;
1910         iq->gts_idx = 0;
1911         iq->gen = 1;
1912         iq->next_intr_params = iq->intr_params;
1913         iq->cntxt_id = ntohs(c.iqid);
1914         iq->abs_id = ntohs(c.physiqid);
1915         iq->bar2_addr = bar2_address(adap, iq->cntxt_id, T4_BAR2_QTYPE_INGRESS,
1916                                      &iq->bar2_qid);
1917         iq->size--;                           /* subtract status entry */
1918         iq->stat = (void *)&iq->desc[iq->size * 8];
1919         iq->eth_dev = eth_dev;
1920         iq->handler = hnd;
1921         iq->port_id = eth_dev->data->port_id;
1922         iq->mb_pool = mp;
1923
1924         /* set offset to -1 to distinguish ingress queues without FL */
1925         iq->offset = fl ? 0 : -1;
1926
1927         if (fl) {
1928                 fl->cntxt_id = ntohs(c.fl0id);
1929                 fl->avail = 0;
1930                 fl->pend_cred = 0;
1931                 fl->pidx = 0;
1932                 fl->cidx = 0;
1933                 fl->alloc_failed = 0;
1934
1935                 /*
1936                  * Note, we must initialize the BAR2 Free List User Doorbell
1937                  * information before refilling the Free List!
1938                  */
1939                 fl->bar2_addr = bar2_address(adap, fl->cntxt_id,
1940                                              T4_BAR2_QTYPE_EGRESS,
1941                                              &fl->bar2_qid);
1942
1943                 nb_refill = refill_fl(adap, fl, fl_cap(fl));
1944                 if (nb_refill != fl_cap(fl)) {
1945                         ret = -ENOMEM;
1946                         dev_err(adap, "%s: mbuf alloc failed with error: %d\n",
1947                                 __func__, ret);
1948                         goto refill_fl_err;
1949                 }
1950         }
1951
1952         /*
1953          * For T5 and later we attempt to set up the Congestion Manager values
1954          * of the new RX Ethernet Queue.  This should really be handled by
1955          * firmware because it's more complex than any host driver wants to
1956          * get involved with and it's different per chip and this is almost
1957          * certainly wrong.  Formware would be wrong as well, but it would be
1958          * a lot easier to fix in one place ...  For now we do something very
1959          * simple (and hopefully less wrong).
1960          */
1961         if (is_pf4(adap) && !is_t4(adap->params.chip) && cong >= 0) {
1962                 u8 cng_ch_bits_log = adap->params.arch.cng_ch_bits_log;
1963                 u32 param, val, ch_map = 0;
1964                 int i;
1965
1966                 param = (V_FW_PARAMS_MNEM(FW_PARAMS_MNEM_DMAQ) |
1967                          V_FW_PARAMS_PARAM_X(FW_PARAMS_PARAM_DMAQ_CONM_CTXT) |
1968                          V_FW_PARAMS_PARAM_YZ(iq->cntxt_id));
1969                 if (cong == 0) {
1970                         val = V_CONMCTXT_CNGTPMODE(X_CONMCTXT_CNGTPMODE_QUEUE);
1971                 } else {
1972                         val = V_CONMCTXT_CNGTPMODE(
1973                                         X_CONMCTXT_CNGTPMODE_CHANNEL);
1974                         for (i = 0; i < 4; i++) {
1975                                 if (cong & (1 << i))
1976                                         ch_map |= 1 << (i << cng_ch_bits_log);
1977                         }
1978                         val |= V_CONMCTXT_CNGCHMAP(ch_map);
1979                 }
1980                 ret = t4_set_params(adap, adap->mbox, adap->pf, 0, 1,
1981                                     &param, &val);
1982                 if (ret)
1983                         dev_warn(adap->pdev_dev, "Failed to set Congestion Manager Context for Ingress Queue %d: %d\n",
1984                                  iq->cntxt_id, -ret);
1985         }
1986
1987         return 0;
1988
1989 refill_fl_err:
1990         t4_iq_free(adap, adap->mbox, adap->pf, 0, FW_IQ_TYPE_FL_INT_CAP,
1991                    iq->cntxt_id, fl->cntxt_id, 0xffff);
1992 err:
1993         iq->cntxt_id = 0;
1994         iq->abs_id = 0;
1995         if (iq->desc)
1996                 iq->desc = NULL;
1997
1998         if (fl && fl->desc) {
1999                 rte_free(fl->sdesc);
2000                 fl->cntxt_id = 0;
2001                 fl->sdesc = NULL;
2002                 fl->desc = NULL;
2003         }
2004         return ret;
2005 }
2006
2007 static void init_txq(struct adapter *adap, struct sge_txq *q, unsigned int id,
2008                      unsigned int abs_id)
2009 {
2010         q->cntxt_id = id;
2011         q->abs_id = abs_id;
2012         q->bar2_addr = bar2_address(adap, q->cntxt_id, T4_BAR2_QTYPE_EGRESS,
2013                                     &q->bar2_qid);
2014         q->cidx = 0;
2015         q->pidx = 0;
2016         q->dbidx = 0;
2017         q->in_use = 0;
2018         q->equeidx = 0;
2019         q->coalesce.idx = 0;
2020         q->coalesce.len = 0;
2021         q->coalesce.flits = 0;
2022         q->last_coal_idx = 0;
2023         q->last_pidx = 0;
2024         q->stat = (void *)&q->desc[q->size];
2025 }
2026
2027 int t4_sge_eth_txq_start(struct sge_eth_txq *txq)
2028 {
2029         /*
2030          *  TODO: For flow-control, queue may be stopped waiting to reclaim
2031          *  credits.
2032          *  Ensure queue is in EQ_STOPPED state before starting it.
2033          */
2034         if (!(txq->flags & EQ_STOPPED))
2035                 return -(EBUSY);
2036
2037         txq->flags &= ~EQ_STOPPED;
2038
2039         return 0;
2040 }
2041
2042 int t4_sge_eth_txq_stop(struct sge_eth_txq *txq)
2043 {
2044         txq->flags |= EQ_STOPPED;
2045
2046         return 0;
2047 }
2048
2049 int t4_sge_alloc_eth_txq(struct adapter *adap, struct sge_eth_txq *txq,
2050                          struct rte_eth_dev *eth_dev, uint16_t queue_id,
2051                          unsigned int iqid, int socket_id)
2052 {
2053         int ret, nentries;
2054         struct fw_eq_eth_cmd c;
2055         struct sge *s = &adap->sge;
2056         struct port_info *pi = eth_dev->data->dev_private;
2057         u8 pciechan;
2058
2059         /* Add status entries */
2060         nentries = txq->q.size + s->stat_len / sizeof(struct tx_desc);
2061
2062         txq->q.desc = alloc_ring(eth_dev, "tx_ring", queue_id, socket_id,
2063                                  txq->q.size, sizeof(struct tx_desc),
2064                                  s->stat_len, sizeof(struct tx_sw_desc),
2065                                  &txq->q.phys_addr, &txq->q.sdesc);
2066         if (!txq->q.desc)
2067                 return -ENOMEM;
2068
2069         memset(&c, 0, sizeof(c));
2070         c.op_to_vfn = htonl(V_FW_CMD_OP(FW_EQ_ETH_CMD) | F_FW_CMD_REQUEST |
2071                             F_FW_CMD_WRITE | F_FW_CMD_EXEC);
2072         if (is_pf4(adap)) {
2073                 pciechan = pi->tx_chan;
2074                 c.op_to_vfn |= htonl(V_FW_EQ_ETH_CMD_PFN(adap->pf) |
2075                                      V_FW_EQ_ETH_CMD_VFN(0));
2076         } else {
2077                 pciechan = pi->port_id;
2078         }
2079
2080         c.alloc_to_len16 = htonl(F_FW_EQ_ETH_CMD_ALLOC |
2081                                  F_FW_EQ_ETH_CMD_EQSTART | (sizeof(c) / 16));
2082         c.autoequiqe_to_viid = htonl(F_FW_EQ_ETH_CMD_AUTOEQUEQE |
2083                                      V_FW_EQ_ETH_CMD_VIID(pi->viid));
2084         c.fetchszm_to_iqid =
2085                 htonl(V_FW_EQ_ETH_CMD_HOSTFCMODE(X_HOSTFCMODE_NONE) |
2086                       V_FW_EQ_ETH_CMD_PCIECHN(pciechan) |
2087                       F_FW_EQ_ETH_CMD_FETCHRO | V_FW_EQ_ETH_CMD_IQID(iqid));
2088         c.dcaen_to_eqsize =
2089                 htonl(V_FW_EQ_ETH_CMD_FBMIN(X_FETCHBURSTMIN_64B) |
2090                       V_FW_EQ_ETH_CMD_FBMAX(X_FETCHBURSTMAX_512B) |
2091                       V_FW_EQ_ETH_CMD_EQSIZE(nentries));
2092         c.eqaddr = rte_cpu_to_be_64(txq->q.phys_addr);
2093
2094         if (is_pf4(adap))
2095                 ret = t4_wr_mbox(adap, adap->mbox, &c, sizeof(c), &c);
2096         else
2097                 ret = t4vf_wr_mbox(adap, &c, sizeof(c), &c);
2098         if (ret) {
2099                 rte_free(txq->q.sdesc);
2100                 txq->q.sdesc = NULL;
2101                 txq->q.desc = NULL;
2102                 return ret;
2103         }
2104
2105         init_txq(adap, &txq->q, G_FW_EQ_ETH_CMD_EQID(ntohl(c.eqid_pkd)),
2106                  G_FW_EQ_ETH_CMD_PHYSEQID(ntohl(c.physeqid_pkd)));
2107         txq->stats.tso = 0;
2108         txq->stats.pkts = 0;
2109         txq->stats.tx_cso = 0;
2110         txq->stats.coal_wr = 0;
2111         txq->stats.vlan_ins = 0;
2112         txq->stats.tx_bytes = 0;
2113         txq->stats.coal_pkts = 0;
2114         txq->stats.mapping_err = 0;
2115         txq->flags |= EQ_STOPPED;
2116         txq->eth_dev = eth_dev;
2117         txq->data = eth_dev->data;
2118         t4_os_lock_init(&txq->txq_lock);
2119         return 0;
2120 }
2121
2122 int t4_sge_alloc_ctrl_txq(struct adapter *adap, struct sge_ctrl_txq *txq,
2123                           struct rte_eth_dev *eth_dev, uint16_t queue_id,
2124                           unsigned int iqid, int socket_id)
2125 {
2126         int ret, nentries;
2127         struct fw_eq_ctrl_cmd c;
2128         struct sge *s = &adap->sge;
2129         struct port_info *pi = eth_dev->data->dev_private;
2130
2131         /* Add status entries */
2132         nentries = txq->q.size + s->stat_len / sizeof(struct tx_desc);
2133
2134         txq->q.desc = alloc_ring(eth_dev, "ctrl_tx_ring", queue_id,
2135                                  socket_id, txq->q.size, sizeof(struct tx_desc),
2136                                  0, 0, &txq->q.phys_addr, NULL);
2137         if (!txq->q.desc)
2138                 return -ENOMEM;
2139
2140         memset(&c, 0, sizeof(c));
2141         c.op_to_vfn = htonl(V_FW_CMD_OP(FW_EQ_CTRL_CMD) | F_FW_CMD_REQUEST |
2142                             F_FW_CMD_WRITE | F_FW_CMD_EXEC |
2143                             V_FW_EQ_CTRL_CMD_PFN(adap->pf) |
2144                             V_FW_EQ_CTRL_CMD_VFN(0));
2145         c.alloc_to_len16 = htonl(F_FW_EQ_CTRL_CMD_ALLOC |
2146                                  F_FW_EQ_CTRL_CMD_EQSTART | (sizeof(c) / 16));
2147         c.cmpliqid_eqid = htonl(V_FW_EQ_CTRL_CMD_CMPLIQID(0));
2148         c.physeqid_pkd = htonl(0);
2149         c.fetchszm_to_iqid =
2150                 htonl(V_FW_EQ_CTRL_CMD_HOSTFCMODE(X_HOSTFCMODE_NONE) |
2151                       V_FW_EQ_CTRL_CMD_PCIECHN(pi->tx_chan) |
2152                       F_FW_EQ_CTRL_CMD_FETCHRO | V_FW_EQ_CTRL_CMD_IQID(iqid));
2153         c.dcaen_to_eqsize =
2154                 htonl(V_FW_EQ_CTRL_CMD_FBMIN(X_FETCHBURSTMIN_64B) |
2155                       V_FW_EQ_CTRL_CMD_FBMAX(X_FETCHBURSTMAX_512B) |
2156                       V_FW_EQ_CTRL_CMD_EQSIZE(nentries));
2157         c.eqaddr = cpu_to_be64(txq->q.phys_addr);
2158
2159         ret = t4_wr_mbox(adap, adap->mbox, &c, sizeof(c), &c);
2160         if (ret) {
2161                 txq->q.desc = NULL;
2162                 return ret;
2163         }
2164
2165         init_txq(adap, &txq->q, G_FW_EQ_CTRL_CMD_EQID(ntohl(c.cmpliqid_eqid)),
2166                  G_FW_EQ_CTRL_CMD_EQID(ntohl(c. physeqid_pkd)));
2167         txq->adapter = adap;
2168         txq->full = 0;
2169         return 0;
2170 }
2171
2172 static void free_txq(struct sge_txq *q)
2173 {
2174         q->cntxt_id = 0;
2175         q->sdesc = NULL;
2176         q->desc = NULL;
2177 }
2178
2179 static void free_rspq_fl(struct adapter *adap, struct sge_rspq *rq,
2180                          struct sge_fl *fl)
2181 {
2182         unsigned int fl_id = fl ? fl->cntxt_id : 0xffff;
2183
2184         t4_iq_free(adap, adap->mbox, adap->pf, 0, FW_IQ_TYPE_FL_INT_CAP,
2185                    rq->cntxt_id, fl_id, 0xffff);
2186         rq->cntxt_id = 0;
2187         rq->abs_id = 0;
2188         rq->desc = NULL;
2189
2190         if (fl) {
2191                 free_rx_bufs(fl, fl->avail);
2192                 rte_free(fl->sdesc);
2193                 fl->sdesc = NULL;
2194                 fl->cntxt_id = 0;
2195                 fl->desc = NULL;
2196         }
2197 }
2198
2199 /*
2200  * Clear all queues of the port
2201  *
2202  * Note:  This function must only be called after rx and tx path
2203  * of the port have been disabled.
2204  */
2205 void t4_sge_eth_clear_queues(struct port_info *pi)
2206 {
2207         struct adapter *adap = pi->adapter;
2208         struct sge_eth_rxq *rxq;
2209         struct sge_eth_txq *txq;
2210         int i;
2211
2212         rxq = &adap->sge.ethrxq[pi->first_rxqset];
2213         for (i = 0; i < pi->n_rx_qsets; i++, rxq++) {
2214                 if (rxq->rspq.desc)
2215                         t4_sge_eth_rxq_stop(adap, rxq);
2216         }
2217
2218         txq = &adap->sge.ethtxq[pi->first_txqset];
2219         for (i = 0; i < pi->n_tx_qsets; i++, txq++) {
2220                 if (txq->q.desc) {
2221                         struct sge_txq *q = &txq->q;
2222
2223                         t4_sge_eth_txq_stop(txq);
2224                         reclaim_completed_tx(q);
2225                         free_tx_desc(q, q->size);
2226                         q->equeidx = q->pidx;
2227                 }
2228         }
2229 }
2230
2231 void t4_sge_eth_rxq_release(struct adapter *adap, struct sge_eth_rxq *rxq)
2232 {
2233         if (rxq->rspq.desc) {
2234                 t4_sge_eth_rxq_stop(adap, rxq);
2235                 free_rspq_fl(adap, &rxq->rspq, rxq->fl.size ? &rxq->fl : NULL);
2236         }
2237 }
2238
2239 void t4_sge_eth_txq_release(struct adapter *adap, struct sge_eth_txq *txq)
2240 {
2241         if (txq->q.desc) {
2242                 t4_sge_eth_txq_stop(txq);
2243                 reclaim_completed_tx(&txq->q);
2244                 t4_eth_eq_free(adap, adap->mbox, adap->pf, 0, txq->q.cntxt_id);
2245                 free_tx_desc(&txq->q, txq->q.size);
2246                 rte_free(txq->q.sdesc);
2247                 free_txq(&txq->q);
2248         }
2249 }
2250
2251 void t4_sge_eth_release_queues(struct port_info *pi)
2252 {
2253         struct adapter *adap = pi->adapter;
2254         struct sge_eth_rxq *rxq;
2255         struct sge_eth_txq *txq;
2256         unsigned int i;
2257
2258         rxq = &adap->sge.ethrxq[pi->first_rxqset];
2259         /* clean up Ethernet Tx/Rx queues */
2260         for (i = 0; i < pi->n_rx_qsets; i++, rxq++) {
2261                 /* Free only the queues allocated */
2262                 if (rxq->rspq.desc) {
2263                         t4_sge_eth_rxq_release(adap, rxq);
2264                         rte_eth_dma_zone_free(rxq->rspq.eth_dev, "fl_ring", i);
2265                         rte_eth_dma_zone_free(rxq->rspq.eth_dev, "rx_ring", i);
2266                         rxq->rspq.eth_dev = NULL;
2267                 }
2268         }
2269
2270         txq = &adap->sge.ethtxq[pi->first_txqset];
2271         for (i = 0; i < pi->n_tx_qsets; i++, txq++) {
2272                 /* Free only the queues allocated */
2273                 if (txq->q.desc) {
2274                         t4_sge_eth_txq_release(adap, txq);
2275                         rte_eth_dma_zone_free(txq->eth_dev, "tx_ring", i);
2276                         txq->eth_dev = NULL;
2277                 }
2278         }
2279 }
2280
2281 void t4_sge_tx_monitor_start(struct adapter *adap)
2282 {
2283         rte_eal_alarm_set(50, tx_timer_cb, (void *)adap);
2284 }
2285
2286 void t4_sge_tx_monitor_stop(struct adapter *adap)
2287 {
2288         rte_eal_alarm_cancel(tx_timer_cb, (void *)adap);
2289 }
2290
2291 /**
2292  * t4_free_sge_resources - free SGE resources
2293  * @adap: the adapter
2294  *
2295  * Frees resources used by the SGE queue sets.
2296  */
2297 void t4_free_sge_resources(struct adapter *adap)
2298 {
2299         unsigned int i;
2300
2301         /* clean up control Tx queues */
2302         for (i = 0; i < ARRAY_SIZE(adap->sge.ctrlq); i++) {
2303                 struct sge_ctrl_txq *cq = &adap->sge.ctrlq[i];
2304
2305                 if (cq->q.desc) {
2306                         reclaim_completed_tx_imm(&cq->q);
2307                         t4_ctrl_eq_free(adap, adap->mbox, adap->pf, 0,
2308                                         cq->q.cntxt_id);
2309                         rte_eth_dma_zone_free(adap->eth_dev, "ctrl_tx_ring", i);
2310                         rte_mempool_free(cq->mb_pool);
2311                         free_txq(&cq->q);
2312                 }
2313         }
2314
2315         /* clean up firmware event queue */
2316         if (adap->sge.fw_evtq.desc) {
2317                 free_rspq_fl(adap, &adap->sge.fw_evtq, NULL);
2318                 rte_eth_dma_zone_free(adap->eth_dev, "fwq_ring", 0);
2319         }
2320 }
2321
2322 /**
2323  * t4_sge_init - initialize SGE
2324  * @adap: the adapter
2325  *
2326  * Performs SGE initialization needed every time after a chip reset.
2327  * We do not initialize any of the queues here, instead the driver
2328  * top-level must request those individually.
2329  *
2330  * Called in two different modes:
2331  *
2332  *  1. Perform actual hardware initialization and record hard-coded
2333  *     parameters which were used.  This gets used when we're the
2334  *     Master PF and the Firmware Configuration File support didn't
2335  *     work for some reason.
2336  *
2337  *  2. We're not the Master PF or initialization was performed with
2338  *     a Firmware Configuration File.  In this case we need to grab
2339  *     any of the SGE operating parameters that we need to have in
2340  *     order to do our job and make sure we can live with them ...
2341  */
2342 static int t4_sge_init_soft(struct adapter *adap)
2343 {
2344         struct sge *s = &adap->sge;
2345         u32 fl_small_pg, fl_large_pg, fl_small_mtu, fl_large_mtu;
2346         u32 timer_value_0_and_1, timer_value_2_and_3, timer_value_4_and_5;
2347         u32 ingress_rx_threshold;
2348
2349         /*
2350          * Verify that CPL messages are going to the Ingress Queue for
2351          * process_responses() and that only packet data is going to the
2352          * Free Lists.
2353          */
2354         if ((t4_read_reg(adap, A_SGE_CONTROL) & F_RXPKTCPLMODE) !=
2355             V_RXPKTCPLMODE(X_RXPKTCPLMODE_SPLIT)) {
2356                 dev_err(adap, "bad SGE CPL MODE\n");
2357                 return -EINVAL;
2358         }
2359
2360         /*
2361          * Validate the Host Buffer Register Array indices that we want to
2362          * use ...
2363          *
2364          * XXX Note that we should really read through the Host Buffer Size
2365          * XXX register array and find the indices of the Buffer Sizes which
2366          * XXX meet our needs!
2367          */
2368 #define READ_FL_BUF(x) \
2369         t4_read_reg(adap, A_SGE_FL_BUFFER_SIZE0 + (x) * sizeof(u32))
2370
2371         fl_small_pg = READ_FL_BUF(RX_SMALL_PG_BUF);
2372         fl_large_pg = READ_FL_BUF(RX_LARGE_PG_BUF);
2373         fl_small_mtu = READ_FL_BUF(RX_SMALL_MTU_BUF);
2374         fl_large_mtu = READ_FL_BUF(RX_LARGE_MTU_BUF);
2375
2376         /*
2377          * We only bother using the Large Page logic if the Large Page Buffer
2378          * is larger than our Page Size Buffer.
2379          */
2380         if (fl_large_pg <= fl_small_pg)
2381                 fl_large_pg = 0;
2382
2383 #undef READ_FL_BUF
2384
2385         /*
2386          * The Page Size Buffer must be exactly equal to our Page Size and the
2387          * Large Page Size Buffer should be 0 (per above) or a power of 2.
2388          */
2389         if (fl_small_pg != CXGBE_PAGE_SIZE ||
2390             (fl_large_pg & (fl_large_pg - 1)) != 0) {
2391                 dev_err(adap, "bad SGE FL page buffer sizes [%d, %d]\n",
2392                         fl_small_pg, fl_large_pg);
2393                 return -EINVAL;
2394         }
2395         if (fl_large_pg)
2396                 s->fl_pg_order = ilog2(fl_large_pg) - PAGE_SHIFT;
2397
2398         if (adap->use_unpacked_mode) {
2399                 int err = 0;
2400
2401                 if (fl_small_mtu < FL_MTU_SMALL_BUFSIZE(adap)) {
2402                         dev_err(adap, "bad SGE FL small MTU %d\n",
2403                                 fl_small_mtu);
2404                         err = -EINVAL;
2405                 }
2406                 if (fl_large_mtu < FL_MTU_LARGE_BUFSIZE(adap)) {
2407                         dev_err(adap, "bad SGE FL large MTU %d\n",
2408                                 fl_large_mtu);
2409                         err = -EINVAL;
2410                 }
2411                 if (err)
2412                         return err;
2413         }
2414
2415         /*
2416          * Retrieve our RX interrupt holdoff timer values and counter
2417          * threshold values from the SGE parameters.
2418          */
2419         timer_value_0_and_1 = t4_read_reg(adap, A_SGE_TIMER_VALUE_0_AND_1);
2420         timer_value_2_and_3 = t4_read_reg(adap, A_SGE_TIMER_VALUE_2_AND_3);
2421         timer_value_4_and_5 = t4_read_reg(adap, A_SGE_TIMER_VALUE_4_AND_5);
2422         s->timer_val[0] = core_ticks_to_us(adap,
2423                                            G_TIMERVALUE0(timer_value_0_and_1));
2424         s->timer_val[1] = core_ticks_to_us(adap,
2425                                            G_TIMERVALUE1(timer_value_0_and_1));
2426         s->timer_val[2] = core_ticks_to_us(adap,
2427                                            G_TIMERVALUE2(timer_value_2_and_3));
2428         s->timer_val[3] = core_ticks_to_us(adap,
2429                                            G_TIMERVALUE3(timer_value_2_and_3));
2430         s->timer_val[4] = core_ticks_to_us(adap,
2431                                            G_TIMERVALUE4(timer_value_4_and_5));
2432         s->timer_val[5] = core_ticks_to_us(adap,
2433                                            G_TIMERVALUE5(timer_value_4_and_5));
2434
2435         ingress_rx_threshold = t4_read_reg(adap, A_SGE_INGRESS_RX_THRESHOLD);
2436         s->counter_val[0] = G_THRESHOLD_0(ingress_rx_threshold);
2437         s->counter_val[1] = G_THRESHOLD_1(ingress_rx_threshold);
2438         s->counter_val[2] = G_THRESHOLD_2(ingress_rx_threshold);
2439         s->counter_val[3] = G_THRESHOLD_3(ingress_rx_threshold);
2440
2441         return 0;
2442 }
2443
2444 int t4_sge_init(struct adapter *adap)
2445 {
2446         struct sge *s = &adap->sge;
2447         u32 sge_control, sge_conm_ctrl;
2448         int ret, egress_threshold;
2449
2450         /*
2451          * Ingress Padding Boundary and Egress Status Page Size are set up by
2452          * t4_fixup_host_params().
2453          */
2454         sge_control = t4_read_reg(adap, A_SGE_CONTROL);
2455         s->pktshift = G_PKTSHIFT(sge_control);
2456         s->stat_len = (sge_control & F_EGRSTATUSPAGESIZE) ? 128 : 64;
2457         s->fl_align = t4_fl_pkt_align(adap);
2458         ret = t4_sge_init_soft(adap);
2459         if (ret < 0) {
2460                 dev_err(adap, "%s: t4_sge_init_soft failed, error %d\n",
2461                         __func__, -ret);
2462                 return ret;
2463         }
2464
2465         /*
2466          * A FL with <= fl_starve_thres buffers is starving and a periodic
2467          * timer will attempt to refill it.  This needs to be larger than the
2468          * SGE's Egress Congestion Threshold.  If it isn't, then we can get
2469          * stuck waiting for new packets while the SGE is waiting for us to
2470          * give it more Free List entries.  (Note that the SGE's Egress
2471          * Congestion Threshold is in units of 2 Free List pointers.)  For T4,
2472          * there was only a single field to control this.  For T5 there's the
2473          * original field which now only applies to Unpacked Mode Free List
2474          * buffers and a new field which only applies to Packed Mode Free List
2475          * buffers.
2476          */
2477         sge_conm_ctrl = t4_read_reg(adap, A_SGE_CONM_CTRL);
2478         if (is_t4(adap->params.chip) || adap->use_unpacked_mode)
2479                 egress_threshold = G_EGRTHRESHOLD(sge_conm_ctrl);
2480         else
2481                 egress_threshold = G_EGRTHRESHOLDPACKING(sge_conm_ctrl);
2482         s->fl_starve_thres = 2 * egress_threshold + 1;
2483
2484         return 0;
2485 }
2486
2487 int t4vf_sge_init(struct adapter *adap)
2488 {
2489         struct sge_params *sge_params = &adap->params.sge;
2490         u32 sge_ingress_queues_per_page;
2491         u32 sge_egress_queues_per_page;
2492         u32 sge_control, sge_control2;
2493         u32 fl_small_pg, fl_large_pg;
2494         u32 sge_ingress_rx_threshold;
2495         u32 sge_timer_value_0_and_1;
2496         u32 sge_timer_value_2_and_3;
2497         u32 sge_timer_value_4_and_5;
2498         u32 sge_congestion_control;
2499         struct sge *s = &adap->sge;
2500         unsigned int s_hps, s_qpp;
2501         u32 sge_host_page_size;
2502         u32 params[7], vals[7];
2503         int v;
2504
2505         /* query basic params from fw */
2506         params[0] = (V_FW_PARAMS_MNEM(FW_PARAMS_MNEM_REG) |
2507                      V_FW_PARAMS_PARAM_XYZ(A_SGE_CONTROL));
2508         params[1] = (V_FW_PARAMS_MNEM(FW_PARAMS_MNEM_REG) |
2509                      V_FW_PARAMS_PARAM_XYZ(A_SGE_HOST_PAGE_SIZE));
2510         params[2] = (V_FW_PARAMS_MNEM(FW_PARAMS_MNEM_REG) |
2511                      V_FW_PARAMS_PARAM_XYZ(A_SGE_FL_BUFFER_SIZE0));
2512         params[3] = (V_FW_PARAMS_MNEM(FW_PARAMS_MNEM_REG) |
2513                      V_FW_PARAMS_PARAM_XYZ(A_SGE_FL_BUFFER_SIZE1));
2514         params[4] = (V_FW_PARAMS_MNEM(FW_PARAMS_MNEM_REG) |
2515                      V_FW_PARAMS_PARAM_XYZ(A_SGE_TIMER_VALUE_0_AND_1));
2516         params[5] = (V_FW_PARAMS_MNEM(FW_PARAMS_MNEM_REG) |
2517                      V_FW_PARAMS_PARAM_XYZ(A_SGE_TIMER_VALUE_2_AND_3));
2518         params[6] = (V_FW_PARAMS_MNEM(FW_PARAMS_MNEM_REG) |
2519                      V_FW_PARAMS_PARAM_XYZ(A_SGE_TIMER_VALUE_4_AND_5));
2520         v = t4vf_query_params(adap, 7, params, vals);
2521         if (v != FW_SUCCESS)
2522                 return v;
2523
2524         sge_control = vals[0];
2525         sge_host_page_size = vals[1];
2526         fl_small_pg = vals[2];
2527         fl_large_pg = vals[3];
2528         sge_timer_value_0_and_1 = vals[4];
2529         sge_timer_value_2_and_3 = vals[5];
2530         sge_timer_value_4_and_5 = vals[6];
2531
2532         /*
2533          * Start by vetting the basic SGE parameters which have been set up by
2534          * the Physical Function Driver.
2535          */
2536
2537         /* We only bother using the Large Page logic if the Large Page Buffer
2538          * is larger than our Page Size Buffer.
2539          */
2540         if (fl_large_pg <= fl_small_pg)
2541                 fl_large_pg = 0;
2542
2543         /* The Page Size Buffer must be exactly equal to our Page Size and the
2544          * Large Page Size Buffer should be 0 (per above) or a power of 2.
2545          */
2546         if (fl_small_pg != CXGBE_PAGE_SIZE ||
2547             (fl_large_pg & (fl_large_pg - 1)) != 0) {
2548                 dev_err(adapter->pdev_dev, "bad SGE FL buffer sizes [%d, %d]\n",
2549                         fl_small_pg, fl_large_pg);
2550                 return -EINVAL;
2551         }
2552
2553         if ((sge_control & F_RXPKTCPLMODE) !=
2554             V_RXPKTCPLMODE(X_RXPKTCPLMODE_SPLIT)) {
2555                 dev_err(adapter->pdev_dev, "bad SGE CPL MODE\n");
2556                 return -EINVAL;
2557         }
2558
2559
2560         /* Grab ingress packing boundary from SGE_CONTROL2 for */
2561         params[0] = (V_FW_PARAMS_MNEM(FW_PARAMS_MNEM_REG) |
2562                      V_FW_PARAMS_PARAM_XYZ(A_SGE_CONTROL2));
2563         v = t4vf_query_params(adap, 1, params, vals);
2564         if (v != FW_SUCCESS) {
2565                 dev_err(adapter, "Unable to get SGE Control2; "
2566                         "probably old firmware.\n");
2567                 return v;
2568         }
2569         sge_control2 = vals[0];
2570
2571         params[0] = (V_FW_PARAMS_MNEM(FW_PARAMS_MNEM_REG) |
2572                      V_FW_PARAMS_PARAM_XYZ(A_SGE_INGRESS_RX_THRESHOLD));
2573         params[1] = (V_FW_PARAMS_MNEM(FW_PARAMS_MNEM_REG) |
2574                      V_FW_PARAMS_PARAM_XYZ(A_SGE_CONM_CTRL));
2575         v = t4vf_query_params(adap, 2, params, vals);
2576         if (v != FW_SUCCESS)
2577                 return v;
2578         sge_ingress_rx_threshold = vals[0];
2579         sge_congestion_control = vals[1];
2580         params[0] = (V_FW_PARAMS_MNEM(FW_PARAMS_MNEM_REG) |
2581                      V_FW_PARAMS_PARAM_XYZ(A_SGE_EGRESS_QUEUES_PER_PAGE_VF));
2582         params[1] = (V_FW_PARAMS_MNEM(FW_PARAMS_MNEM_REG) |
2583                      V_FW_PARAMS_PARAM_XYZ(A_SGE_INGRESS_QUEUES_PER_PAGE_VF));
2584         v = t4vf_query_params(adap, 2, params, vals);
2585         if (v != FW_SUCCESS) {
2586                 dev_warn(adap, "Unable to get VF SGE Queues/Page; "
2587                          "probably old firmware.\n");
2588                 return v;
2589         }
2590         sge_egress_queues_per_page = vals[0];
2591         sge_ingress_queues_per_page = vals[1];
2592
2593         /*
2594          * We need the Queues/Page for our VF.  This is based on the
2595          * PF from which we're instantiated and is indexed in the
2596          * register we just read.
2597          */
2598         s_hps = (S_HOSTPAGESIZEPF0 +
2599                  (S_HOSTPAGESIZEPF1 - S_HOSTPAGESIZEPF0) * adap->pf);
2600         sge_params->hps =
2601                 ((sge_host_page_size >> s_hps) & M_HOSTPAGESIZEPF0);
2602
2603         s_qpp = (S_QUEUESPERPAGEPF0 +
2604                  (S_QUEUESPERPAGEPF1 - S_QUEUESPERPAGEPF0) * adap->pf);
2605         sge_params->eq_qpp =
2606                 ((sge_egress_queues_per_page >> s_qpp)
2607                  & M_QUEUESPERPAGEPF0);
2608         sge_params->iq_qpp =
2609                 ((sge_ingress_queues_per_page >> s_qpp)
2610                  & M_QUEUESPERPAGEPF0);
2611
2612         /*
2613          * Now translate the queried parameters into our internal forms.
2614          */
2615         if (fl_large_pg)
2616                 s->fl_pg_order = ilog2(fl_large_pg) - PAGE_SHIFT;
2617         s->stat_len = ((sge_control & F_EGRSTATUSPAGESIZE)
2618                         ? 128 : 64);
2619         s->pktshift = G_PKTSHIFT(sge_control);
2620         s->fl_align = t4vf_fl_pkt_align(adap, sge_control, sge_control2);
2621
2622         /*
2623          * A FL with <= fl_starve_thres buffers is starving and a periodic
2624          * timer will attempt to refill it.  This needs to be larger than the
2625          * SGE's Egress Congestion Threshold.  If it isn't, then we can get
2626          * stuck waiting for new packets while the SGE is waiting for us to
2627          * give it more Free List entries.  (Note that the SGE's Egress
2628          * Congestion Threshold is in units of 2 Free List pointers.)
2629          */
2630         switch (CHELSIO_CHIP_VERSION(adap->params.chip)) {
2631         case CHELSIO_T5:
2632                 s->fl_starve_thres =
2633                         G_EGRTHRESHOLDPACKING(sge_congestion_control);
2634                 break;
2635         case CHELSIO_T6:
2636         default:
2637                 s->fl_starve_thres =
2638                         G_T6_EGRTHRESHOLDPACKING(sge_congestion_control);
2639                 break;
2640         }
2641         s->fl_starve_thres = s->fl_starve_thres * 2 + 1;
2642
2643         /*
2644          * Save RX interrupt holdoff timer values and counter
2645          * threshold values from the SGE parameters.
2646          */
2647         s->timer_val[0] = core_ticks_to_us(adap,
2648                         G_TIMERVALUE0(sge_timer_value_0_and_1));
2649         s->timer_val[1] = core_ticks_to_us(adap,
2650                         G_TIMERVALUE1(sge_timer_value_0_and_1));
2651         s->timer_val[2] = core_ticks_to_us(adap,
2652                         G_TIMERVALUE2(sge_timer_value_2_and_3));
2653         s->timer_val[3] = core_ticks_to_us(adap,
2654                         G_TIMERVALUE3(sge_timer_value_2_and_3));
2655         s->timer_val[4] = core_ticks_to_us(adap,
2656                         G_TIMERVALUE4(sge_timer_value_4_and_5));
2657         s->timer_val[5] = core_ticks_to_us(adap,
2658                         G_TIMERVALUE5(sge_timer_value_4_and_5));
2659         s->counter_val[0] = G_THRESHOLD_0(sge_ingress_rx_threshold);
2660         s->counter_val[1] = G_THRESHOLD_1(sge_ingress_rx_threshold);
2661         s->counter_val[2] = G_THRESHOLD_2(sge_ingress_rx_threshold);
2662         s->counter_val[3] = G_THRESHOLD_3(sge_ingress_rx_threshold);
2663         return 0;
2664 }