2e23f99e0379b007574aab6da909677e86673b43
[dpdk.git] / drivers / net / hns3 / hns3_cmd.h
1 /* SPDX-License-Identifier: BSD-3-Clause
2  * Copyright(c) 2018-2019 Hisilicon Limited.
3  */
4
5 #ifndef _HNS3_CMD_H_
6 #define _HNS3_CMD_H_
7
8 #include <stdint.h>
9
10 #define HNS3_CMDQ_TX_TIMEOUT            30000
11 #define HNS3_CMDQ_CLEAR_WAIT_TIME       200
12 #define HNS3_CMDQ_RX_INVLD_B            0
13 #define HNS3_CMDQ_RX_OUTVLD_B           1
14 #define HNS3_CMD_DESC_ALIGNMENT         4096
15 #define HNS3_CMD_FLAG_NEXT              BIT(2)
16
17 struct hns3_hw;
18
19 #define HNS3_CMD_DESC_DATA_NUM  6
20 struct hns3_cmd_desc {
21         uint16_t opcode;
22         uint16_t flag;
23         uint16_t retval;
24         uint16_t rsv;
25         uint32_t data[HNS3_CMD_DESC_DATA_NUM];
26 };
27
28 struct hns3_cmq_ring {
29         uint64_t desc_dma_addr;
30         struct hns3_cmd_desc *desc;
31         struct hns3_hw *hw;
32
33         uint16_t buf_size;
34         uint16_t desc_num;       /* max number of cmq descriptor */
35         uint32_t next_to_use;
36         uint32_t next_to_clean;
37         uint8_t ring_type;       /* cmq ring type */
38         rte_spinlock_t lock;     /* Command queue lock */
39
40         const void *zone;        /* memory zone */
41 };
42
43 enum hns3_cmd_return_status {
44         HNS3_CMD_EXEC_SUCCESS   = 0,
45         HNS3_CMD_NO_AUTH        = 1,
46         HNS3_CMD_NOT_SUPPORTED  = 2,
47         HNS3_CMD_QUEUE_FULL     = 3,
48         HNS3_CMD_NEXT_ERR       = 4,
49         HNS3_CMD_UNEXE_ERR      = 5,
50         HNS3_CMD_PARA_ERR       = 6,
51         HNS3_CMD_RESULT_ERR     = 7,
52         HNS3_CMD_TIMEOUT        = 8,
53         HNS3_CMD_HILINK_ERR     = 9,
54         HNS3_CMD_QUEUE_ILLEGAL  = 10,
55         HNS3_CMD_INVALID        = 11,
56         HNS3_CMD_ROH_CHECK_FAIL = 12
57 };
58
59 enum hns3_cmd_status {
60         HNS3_STATUS_SUCCESS     = 0,
61         HNS3_ERR_CSQ_FULL       = -1,
62         HNS3_ERR_CSQ_TIMEOUT    = -2,
63         HNS3_ERR_CSQ_ERROR      = -3,
64 };
65
66 struct hns3_misc_vector {
67         uint8_t *addr;
68         int vector_irq;
69 };
70
71 struct hns3_cmq {
72         struct hns3_cmq_ring csq;
73         struct hns3_cmq_ring crq;
74         uint16_t tx_timeout;
75         enum hns3_cmd_status last_status;
76 };
77
78 enum hns3_opcode_type {
79         /* Generic commands */
80         HNS3_OPC_QUERY_FW_VER           = 0x0001,
81         HNS3_OPC_CFG_RST_TRIGGER        = 0x0020,
82         HNS3_OPC_GBL_RST_STATUS         = 0x0021,
83         HNS3_OPC_QUERY_FUNC_STATUS      = 0x0022,
84         HNS3_OPC_QUERY_PF_RSRC          = 0x0023,
85         HNS3_OPC_QUERY_VF_RSRC          = 0x0024,
86         HNS3_OPC_GET_CFG_PARAM          = 0x0025,
87         HNS3_OPC_PF_RST_DONE            = 0x0026,
88
89         HNS3_OPC_STATS_64_BIT           = 0x0030,
90         HNS3_OPC_STATS_32_BIT           = 0x0031,
91         HNS3_OPC_STATS_MAC              = 0x0032,
92         HNS3_OPC_QUERY_MAC_REG_NUM      = 0x0033,
93         HNS3_OPC_STATS_MAC_ALL          = 0x0034,
94
95         HNS3_OPC_QUERY_REG_NUM          = 0x0040,
96         HNS3_OPC_QUERY_32_BIT_REG       = 0x0041,
97         HNS3_OPC_QUERY_64_BIT_REG       = 0x0042,
98         HNS3_OPC_DFX_BD_NUM             = 0x0043,
99         HNS3_OPC_DFX_BIOS_COMMON_REG    = 0x0044,
100         HNS3_OPC_DFX_SSU_REG_0          = 0x0045,
101         HNS3_OPC_DFX_SSU_REG_1          = 0x0046,
102         HNS3_OPC_DFX_IGU_EGU_REG        = 0x0047,
103         HNS3_OPC_DFX_RPU_REG_0          = 0x0048,
104         HNS3_OPC_DFX_RPU_REG_1          = 0x0049,
105         HNS3_OPC_DFX_NCSI_REG           = 0x004A,
106         HNS3_OPC_DFX_RTC_REG            = 0x004B,
107         HNS3_OPC_DFX_PPP_REG            = 0x004C,
108         HNS3_OPC_DFX_RCB_REG            = 0x004D,
109         HNS3_OPC_DFX_TQP_REG            = 0x004E,
110         HNS3_OPC_DFX_SSU_REG_2          = 0x004F,
111
112         HNS3_OPC_QUERY_DEV_SPECS        = 0x0050,
113
114         /* MAC command */
115         HNS3_OPC_CONFIG_MAC_MODE        = 0x0301,
116         HNS3_OPC_QUERY_LINK_STATUS      = 0x0307,
117         HNS3_OPC_CONFIG_MAX_FRM_SIZE    = 0x0308,
118         HNS3_OPC_CONFIG_SPEED_DUP       = 0x0309,
119         HNS3_OPC_CONFIG_FEC_MODE        = 0x031A,
120
121         /* PFC/Pause commands */
122         HNS3_OPC_CFG_MAC_PAUSE_EN       = 0x0701,
123         HNS3_OPC_CFG_PFC_PAUSE_EN       = 0x0702,
124         HNS3_OPC_CFG_MAC_PARA           = 0x0703,
125         HNS3_OPC_CFG_PFC_PARA           = 0x0704,
126         HNS3_OPC_QUERY_MAC_TX_PKT_CNT   = 0x0705,
127         HNS3_OPC_QUERY_MAC_RX_PKT_CNT   = 0x0706,
128         HNS3_OPC_QUERY_PFC_TX_PKT_CNT   = 0x0707,
129         HNS3_OPC_QUERY_PFC_RX_PKT_CNT   = 0x0708,
130         HNS3_OPC_PRI_TO_TC_MAPPING      = 0x0709,
131         HNS3_OPC_QOS_MAP                = 0x070A,
132
133         /* ETS/scheduler commands */
134         HNS3_OPC_TM_PG_TO_PRI_LINK      = 0x0804,
135         HNS3_OPC_TM_QS_TO_PRI_LINK      = 0x0805,
136         HNS3_OPC_TM_NQ_TO_QS_LINK       = 0x0806,
137         HNS3_OPC_TM_RQ_TO_QS_LINK       = 0x0807,
138         HNS3_OPC_TM_PORT_WEIGHT         = 0x0808,
139         HNS3_OPC_TM_PG_WEIGHT           = 0x0809,
140         HNS3_OPC_TM_QS_WEIGHT           = 0x080A,
141         HNS3_OPC_TM_PRI_WEIGHT          = 0x080B,
142         HNS3_OPC_TM_PRI_C_SHAPPING      = 0x080C,
143         HNS3_OPC_TM_PRI_P_SHAPPING      = 0x080D,
144         HNS3_OPC_TM_PG_C_SHAPPING       = 0x080E,
145         HNS3_OPC_TM_PG_P_SHAPPING       = 0x080F,
146         HNS3_OPC_TM_PORT_SHAPPING       = 0x0810,
147         HNS3_OPC_TM_PG_SCH_MODE_CFG     = 0x0812,
148         HNS3_OPC_TM_PRI_SCH_MODE_CFG    = 0x0813,
149         HNS3_OPC_TM_QS_SCH_MODE_CFG     = 0x0814,
150         HNS3_OPC_TM_BP_TO_QSET_MAPPING  = 0x0815,
151         HNS3_OPC_ETS_TC_WEIGHT          = 0x0843,
152         HNS3_OPC_QSET_DFX_STS           = 0x0844,
153         HNS3_OPC_PRI_DFX_STS            = 0x0845,
154         HNS3_OPC_PG_DFX_STS             = 0x0846,
155         HNS3_OPC_PORT_DFX_STS           = 0x0847,
156         HNS3_OPC_SCH_NQ_CNT             = 0x0848,
157         HNS3_OPC_SCH_RQ_CNT             = 0x0849,
158         HNS3_OPC_TM_INTERNAL_STS        = 0x0850,
159         HNS3_OPC_TM_INTERNAL_CNT        = 0x0851,
160         HNS3_OPC_TM_INTERNAL_STS_1      = 0x0852,
161
162         /* Mailbox cmd */
163         HNS3_OPC_MBX_VF_TO_PF           = 0x2001,
164
165         /* Packet buffer allocate commands */
166         HNS3_OPC_TX_BUFF_ALLOC          = 0x0901,
167         HNS3_OPC_RX_PRIV_BUFF_ALLOC     = 0x0902,
168         HNS3_OPC_RX_PRIV_WL_ALLOC       = 0x0903,
169         HNS3_OPC_RX_COM_THRD_ALLOC      = 0x0904,
170         HNS3_OPC_RX_COM_WL_ALLOC        = 0x0905,
171
172         /* TQP management command */
173         HNS3_OPC_SET_TQP_MAP            = 0x0A01,
174
175         /* TQP commands */
176         HNS3_OPC_QUERY_TX_STATUS        = 0x0B03,
177         HNS3_OPC_QUERY_RX_STATUS        = 0x0B13,
178         HNS3_OPC_CFG_COM_TQP_QUEUE      = 0x0B20,
179         HNS3_OPC_RESET_TQP_QUEUE        = 0x0B22,
180         HNS3_OPC_RESET_TQP_QUEUE_INDEP  = 0x0B23,
181
182         /* TSO command */
183         HNS3_OPC_TSO_GENERIC_CONFIG     = 0x0C01,
184         HNS3_OPC_GRO_GENERIC_CONFIG     = 0x0C10,
185
186         /* RSS commands */
187         HNS3_OPC_RSS_GENERIC_CONFIG     = 0x0D01,
188         HNS3_OPC_RSS_INPUT_TUPLE        = 0x0D02,
189         HNS3_OPC_RSS_INDIR_TABLE        = 0x0D07,
190         HNS3_OPC_RSS_TC_MODE            = 0x0D08,
191
192         /* Promisuous mode command */
193         HNS3_OPC_CFG_PROMISC_MODE       = 0x0E01,
194
195         /* Vlan offload commands */
196         HNS3_OPC_VLAN_PORT_TX_CFG       = 0x0F01,
197         HNS3_OPC_VLAN_PORT_RX_CFG       = 0x0F02,
198
199         /* MAC commands */
200         HNS3_OPC_MAC_VLAN_ADD           = 0x1000,
201         HNS3_OPC_MAC_VLAN_REMOVE        = 0x1001,
202         HNS3_OPC_MAC_VLAN_TYPE_ID       = 0x1002,
203         HNS3_OPC_MAC_VLAN_INSERT        = 0x1003,
204         HNS3_OPC_MAC_VLAN_ALLOCATE      = 0x1004,
205         HNS3_OPC_MAC_ETHTYPE_ADD        = 0x1010,
206
207         /* VLAN commands */
208         HNS3_OPC_VLAN_FILTER_CTRL       = 0x1100,
209         HNS3_OPC_VLAN_FILTER_PF_CFG     = 0x1101,
210         HNS3_OPC_VLAN_FILTER_VF_CFG     = 0x1102,
211
212         /* Flow Director command */
213         HNS3_OPC_FD_MODE_CTRL           = 0x1200,
214         HNS3_OPC_FD_GET_ALLOCATION      = 0x1201,
215         HNS3_OPC_FD_KEY_CONFIG          = 0x1202,
216         HNS3_OPC_FD_TCAM_OP             = 0x1203,
217         HNS3_OPC_FD_AD_OP               = 0x1204,
218         HNS3_OPC_FD_COUNTER_OP          = 0x1205,
219
220         /* Clear hardware state command */
221         HNS3_OPC_CLEAR_HW_STATE         = 0x700B,
222
223         /* Firmware stats command */
224         HNS3_OPC_FIRMWARE_COMPAT_CFG    = 0x701A,
225
226         /* SFP command */
227         HNS3_OPC_GET_SFP_EEPROM         = 0x7100,
228         HNS3_OPC_GET_SFP_EXIST          = 0x7101,
229         HNS3_OPC_SFP_GET_SPEED          = 0x7104,
230
231         /* Interrupts commands */
232         HNS3_OPC_ADD_RING_TO_VECTOR     = 0x1503,
233         HNS3_OPC_DEL_RING_TO_VECTOR     = 0x1504,
234
235         /* Error INT commands */
236         HNS3_OPC_MAC_COMMON_INT_EN              = 0x030E,
237         HNS3_OPC_TM_SCH_ECC_INT_EN              = 0x0829,
238         HNS3_OPC_SSU_ECC_INT_CMD                = 0x0989,
239         HNS3_OPC_SSU_COMMON_INT_CMD             = 0x098C,
240         HNS3_OPC_PPU_MPF_ECC_INT_CMD            = 0x0B40,
241         HNS3_OPC_PPU_MPF_OTHER_INT_CMD          = 0x0B41,
242         HNS3_OPC_PPU_PF_OTHER_INT_CMD           = 0x0B42,
243         HNS3_OPC_COMMON_ECC_INT_CFG             = 0x1505,
244         HNS3_OPC_QUERY_RAS_INT_STS_BD_NUM       = 0x1510,
245         HNS3_OPC_QUERY_CLEAR_MPF_RAS_INT        = 0x1511,
246         HNS3_OPC_QUERY_CLEAR_PF_RAS_INT         = 0x1512,
247         HNS3_OPC_QUERY_MSIX_INT_STS_BD_NUM      = 0x1513,
248         HNS3_OPC_QUERY_CLEAR_ALL_MPF_MSIX_INT   = 0x1514,
249         HNS3_OPC_QUERY_CLEAR_ALL_PF_MSIX_INT    = 0x1515,
250         HNS3_OPC_IGU_EGU_TNL_INT_EN             = 0x1803,
251         HNS3_OPC_IGU_COMMON_INT_EN              = 0x1806,
252         HNS3_OPC_TM_QCN_MEM_INT_CFG             = 0x1A14,
253         HNS3_OPC_PPP_CMD0_INT_CMD               = 0x2100,
254         HNS3_OPC_PPP_CMD1_INT_CMD               = 0x2101,
255         HNS3_OPC_NCSI_INT_EN                    = 0x2401,
256 };
257
258 #define HNS3_CMD_FLAG_IN        BIT(0)
259 #define HNS3_CMD_FLAG_OUT       BIT(1)
260 #define HNS3_CMD_FLAG_NEXT      BIT(2)
261 #define HNS3_CMD_FLAG_WR        BIT(3)
262 #define HNS3_CMD_FLAG_NO_INTR   BIT(4)
263 #define HNS3_CMD_FLAG_ERR_INTR  BIT(5)
264
265 #define HNS3_MPF_RAS_INT_MIN_BD_NUM     10
266 #define HNS3_PF_RAS_INT_MIN_BD_NUM      4
267 #define HNS3_MPF_MSIX_INT_MIN_BD_NUM    10
268 #define HNS3_PF_MSIX_INT_MIN_BD_NUM     4
269
270 #define HNS3_BUF_SIZE_UNIT      256
271 #define HNS3_BUF_MUL_BY         2
272 #define HNS3_BUF_DIV_BY         2
273 #define NEED_RESERVE_TC_NUM     2
274 #define BUF_MAX_PERCENT         100
275 #define BUF_RESERVE_PERCENT     90
276
277 #define HNS3_MAX_TC_NUM         8
278 #define HNS3_TC0_PRI_BUF_EN_B   15 /* Bit 15 indicate enable or not */
279 #define HNS3_BUF_UNIT_S         7  /* Buf size is united by 128 bytes */
280 #define HNS3_TX_BUFF_RSV_NUM    8
281 struct hns3_tx_buff_alloc_cmd {
282         uint16_t tx_pkt_buff[HNS3_MAX_TC_NUM];
283         uint8_t tx_buff_rsv[HNS3_TX_BUFF_RSV_NUM];
284 };
285
286 struct hns3_rx_priv_buff_cmd {
287         uint16_t buf_num[HNS3_MAX_TC_NUM];
288         uint16_t shared_buf;
289         uint8_t rsv[6];
290 };
291
292 #define HNS3_FW_VERSION_BYTE3_S         24
293 #define HNS3_FW_VERSION_BYTE3_M         GENMASK(31, 24)
294 #define HNS3_FW_VERSION_BYTE2_S         16
295 #define HNS3_FW_VERSION_BYTE2_M         GENMASK(23, 16)
296 #define HNS3_FW_VERSION_BYTE1_S         8
297 #define HNS3_FW_VERSION_BYTE1_M         GENMASK(15, 8)
298 #define HNS3_FW_VERSION_BYTE0_S         0
299 #define HNS3_FW_VERSION_BYTE0_M         GENMASK(7, 0)
300
301 enum HNS3_CAPS_BITS {
302         HNS3_CAPS_UDP_GSO_B,
303         HNS3_CAPS_ATR_B,
304         HNS3_CAPS_FD_QUEUE_REGION_B,
305         HNS3_CAPS_PTP_B,
306         HNS3_CAPS_INT_QL_B,
307         HNS3_CAPS_SIMPLE_BD_B,
308         HNS3_CAPS_TX_PUSH_B,
309         HNS3_CAPS_PHY_IMP_B,
310         HNS3_CAPS_TQP_TXRX_INDEP_B,
311         HNS3_CAPS_HW_PAD_B,
312         HNS3_CAPS_STASH_B,
313 };
314
315 enum HNS3_API_CAP_BITS {
316         HNS3_API_CAP_FLEX_RSS_TBL_B,
317 };
318
319 #define HNS3_QUERY_CAP_LENGTH           3
320 struct hns3_query_version_cmd {
321         uint32_t firmware;
322         uint32_t hardware;
323         uint32_t api_caps;
324         uint32_t caps[HNS3_QUERY_CAP_LENGTH]; /* capabilities of device */
325 };
326
327 #define HNS3_RX_PRIV_EN_B       15
328 #define HNS3_TC_NUM_ONE_DESC    4
329 struct hns3_priv_wl {
330         uint16_t high;
331         uint16_t low;
332 };
333
334 struct hns3_rx_priv_wl_buf {
335         struct hns3_priv_wl tc_wl[HNS3_TC_NUM_ONE_DESC];
336 };
337
338 struct hns3_rx_com_thrd {
339         struct hns3_priv_wl com_thrd[HNS3_TC_NUM_ONE_DESC];
340 };
341
342 struct hns3_rx_com_wl {
343         struct hns3_priv_wl com_wl;
344 };
345
346 struct hns3_waterline {
347         uint32_t low;
348         uint32_t high;
349 };
350
351 struct hns3_tc_thrd {
352         uint32_t low;
353         uint32_t high;
354 };
355
356 struct hns3_priv_buf {
357         struct hns3_waterline wl; /* Waterline for low and high */
358         uint32_t buf_size;        /* TC private buffer size */
359         uint32_t tx_buf_size;
360         uint32_t enable;          /* Enable TC private buffer or not */
361 };
362
363 struct hns3_shared_buf {
364         struct hns3_waterline self;
365         struct hns3_tc_thrd tc_thrd[HNS3_MAX_TC_NUM];
366         uint32_t buf_size;
367 };
368
369 struct hns3_pkt_buf_alloc {
370         struct hns3_priv_buf priv_buf[HNS3_MAX_TC_NUM];
371         struct hns3_shared_buf s_buf;
372 };
373
374 #define HNS3_RX_COM_WL_EN_B     15
375 struct hns3_rx_com_wl_buf_cmd {
376         uint16_t high_wl;
377         uint16_t low_wl;
378         uint8_t rsv[20];
379 };
380
381 #define HNS3_RX_PKT_EN_B        15
382 struct hns3_rx_pkt_buf_cmd {
383         uint16_t high_pkt;
384         uint16_t low_pkt;
385         uint8_t rsv[20];
386 };
387
388 #define HNS3_PF_STATE_DONE_B    0
389 #define HNS3_PF_STATE_MAIN_B    1
390 #define HNS3_PF_STATE_BOND_B    2
391 #define HNS3_PF_STATE_MAC_N_B   6
392 #define HNS3_PF_MAC_NUM_MASK    0x3
393 #define HNS3_PF_STATE_MAIN      BIT(HNS3_PF_STATE_MAIN_B)
394 #define HNS3_PF_STATE_DONE      BIT(HNS3_PF_STATE_DONE_B)
395 #define HNS3_VF_RST_STATE_NUM   4
396 struct hns3_func_status_cmd {
397         uint32_t vf_rst_state[HNS3_VF_RST_STATE_NUM];
398         uint8_t pf_state;
399         uint8_t mac_id;
400         uint8_t rsv1;
401         uint8_t pf_cnt_in_mac;
402         uint8_t pf_num;
403         uint8_t vf_num;
404         uint8_t rsv[2];
405 };
406
407 #define HNS3_PF_VEC_NUM_S       0
408 #define HNS3_PF_VEC_NUM_M       GENMASK(15, 0)
409 #define HNS3_MIN_VECTOR_NUM     2 /* one for msi-x, another for IO */
410 struct hns3_pf_res_cmd {
411         uint16_t tqp_num;
412         uint16_t buf_size;
413         uint16_t msixcap_localid_ba_nic;
414         uint16_t nic_pf_intr_vector_number;
415         uint16_t roce_pf_intr_vector_number;
416         uint16_t pf_own_fun_number;
417         uint16_t tx_buf_size;
418         uint16_t dv_buf_size;
419         /* number of queues that exceed 1024 */
420         uint16_t ext_tqp_num;
421         uint16_t roh_pf_intr_vector_number;
422         uint32_t rsv[1];
423 };
424
425 #define HNS3_VF_VEC_NUM_S       0
426 #define HNS3_VF_VEC_NUM_M       GENMASK(7, 0)
427 struct hns3_vf_res_cmd {
428         uint16_t tqp_num;
429         uint16_t reserved;
430         uint16_t msixcap_localid_ba_nic;
431         uint16_t msixcap_localid_ba_rocee;
432         uint16_t vf_intr_vector_number;
433         uint16_t rsv[7];
434 };
435
436 #define HNS3_UMV_SPC_ALC_B      0
437 struct hns3_umv_spc_alc_cmd {
438         uint8_t allocate;
439         uint8_t rsv1[3];
440         uint32_t space_size;
441         uint8_t rsv2[16];
442 };
443
444 #define HNS3_CFG_OFFSET_S               0
445 #define HNS3_CFG_OFFSET_M               GENMASK(19, 0)
446 #define HNS3_CFG_RD_LEN_S               24
447 #define HNS3_CFG_RD_LEN_M               GENMASK(27, 24)
448 #define HNS3_CFG_RD_LEN_BYTES           16
449 #define HNS3_CFG_RD_LEN_UNIT            4
450
451 #define HNS3_CFG_VMDQ_S                 0
452 #define HNS3_CFG_VMDQ_M                 GENMASK(7, 0)
453 #define HNS3_CFG_TC_NUM_S               8
454 #define HNS3_CFG_TC_NUM_M               GENMASK(15, 8)
455 #define HNS3_CFG_TQP_DESC_N_S           16
456 #define HNS3_CFG_TQP_DESC_N_M           GENMASK(31, 16)
457 #define HNS3_CFG_PHY_ADDR_S             0
458 #define HNS3_CFG_PHY_ADDR_M             GENMASK(7, 0)
459 #define HNS3_CFG_MEDIA_TP_S             8
460 #define HNS3_CFG_MEDIA_TP_M             GENMASK(15, 8)
461 #define HNS3_CFG_RX_BUF_LEN_S           16
462 #define HNS3_CFG_RX_BUF_LEN_M           GENMASK(31, 16)
463 #define HNS3_CFG_MAC_ADDR_H_S           0
464 #define HNS3_CFG_MAC_ADDR_H_M           GENMASK(15, 0)
465 #define HNS3_CFG_DEFAULT_SPEED_S        16
466 #define HNS3_CFG_DEFAULT_SPEED_M        GENMASK(23, 16)
467 #define HNS3_CFG_RSS_SIZE_S             24
468 #define HNS3_CFG_RSS_SIZE_M             GENMASK(31, 24)
469 #define HNS3_CFG_SPEED_ABILITY_S        0
470 #define HNS3_CFG_SPEED_ABILITY_M        GENMASK(7, 0)
471 #define HNS3_CFG_UMV_TBL_SPACE_S        16
472 #define HNS3_CFG_UMV_TBL_SPACE_M        GENMASK(31, 16)
473 #define HNS3_CFG_EXT_RSS_SIZE_S         0
474 #define HNS3_CFG_EXT_RSS_SIZE_M         GENMASK(3, 0)
475
476 #define HNS3_ACCEPT_TAG1_B              0
477 #define HNS3_ACCEPT_UNTAG1_B            1
478 #define HNS3_PORT_INS_TAG1_EN_B         2
479 #define HNS3_PORT_INS_TAG2_EN_B         3
480 #define HNS3_CFG_NIC_ROCE_SEL_B         4
481 #define HNS3_ACCEPT_TAG2_B              5
482 #define HNS3_ACCEPT_UNTAG2_B            6
483 #define HNS3_TAG_SHIFT_MODE_EN_B        7
484
485 #define HNS3_REM_TAG1_EN_B              0
486 #define HNS3_REM_TAG2_EN_B              1
487 #define HNS3_SHOW_TAG1_EN_B             2
488 #define HNS3_SHOW_TAG2_EN_B             3
489 #define HNS3_DISCARD_TAG1_EN_B          5
490 #define HNS3_DISCARD_TAG2_EN_B          6
491
492 /* Factor used to calculate offset and bitmap of VF num */
493 #define HNS3_VF_NUM_PER_CMD             64
494 #define HNS3_VF_NUM_PER_BYTE            8
495
496 struct hns3_cfg_param_cmd {
497         uint32_t offset;
498         uint32_t rsv;
499         uint32_t param[4];
500 };
501
502 #define HNS3_VPORT_VTAG_RX_CFG_CMD_VF_BITMAP_NUM        8
503 struct hns3_vport_vtag_rx_cfg_cmd {
504         uint8_t vport_vlan_cfg;
505         uint8_t vf_offset;
506         uint8_t rsv1[6];
507         uint8_t vf_bitmap[HNS3_VPORT_VTAG_RX_CFG_CMD_VF_BITMAP_NUM];
508         uint8_t rsv2[8];
509 };
510
511 struct hns3_vport_vtag_tx_cfg_cmd {
512         uint8_t vport_vlan_cfg;
513         uint8_t vf_offset;
514         uint8_t rsv1[2];
515         uint16_t def_vlan_tag1;
516         uint16_t def_vlan_tag2;
517         uint8_t vf_bitmap[8];
518         uint8_t rsv2[8];
519 };
520
521
522 struct hns3_vlan_filter_ctrl_cmd {
523         uint8_t vlan_type;
524         uint8_t vlan_fe;
525         uint8_t rsv1[2];
526         uint8_t vf_id;
527         uint8_t rsv2[19];
528 };
529
530 #define HNS3_VLAN_OFFSET_BITMAP_NUM     20
531 struct hns3_vlan_filter_pf_cfg_cmd {
532         uint8_t vlan_offset;
533         uint8_t vlan_cfg;
534         uint8_t rsv[2];
535         uint8_t vlan_offset_bitmap[HNS3_VLAN_OFFSET_BITMAP_NUM];
536 };
537
538 #define HNS3_VLAN_FILTER_VF_CFG_CMD_VF_BITMAP_NUM       16
539 struct hns3_vlan_filter_vf_cfg_cmd {
540         uint16_t vlan_id;
541         uint8_t  resp_code;
542         uint8_t  rsv;
543         uint8_t  vlan_cfg;
544         uint8_t  rsv1[3];
545         uint8_t  vf_bitmap[HNS3_VLAN_FILTER_VF_CFG_CMD_VF_BITMAP_NUM];
546 };
547
548 struct hns3_tx_vlan_type_cfg_cmd {
549         uint16_t ot_vlan_type;
550         uint16_t in_vlan_type;
551         uint8_t rsv[20];
552 };
553
554 struct hns3_rx_vlan_type_cfg_cmd {
555         uint16_t ot_fst_vlan_type;
556         uint16_t ot_sec_vlan_type;
557         uint16_t in_fst_vlan_type;
558         uint16_t in_sec_vlan_type;
559         uint8_t rsv[16];
560 };
561
562 #define HNS3_TSO_MSS_MIN_S      0
563 #define HNS3_TSO_MSS_MIN_M      GENMASK(13, 0)
564
565 #define HNS3_TSO_MSS_MAX_S      16
566 #define HNS3_TSO_MSS_MAX_M      GENMASK(29, 16)
567
568 struct hns3_cfg_tso_status_cmd {
569         rte_le16_t tso_mss_min;
570         rte_le16_t tso_mss_max;
571         uint8_t rsv[20];
572 };
573
574 #define HNS3_GRO_EN_B           0
575 struct hns3_cfg_gro_status_cmd {
576         rte_le16_t gro_en;
577         uint8_t rsv[22];
578 };
579
580 #define HNS3_TSO_MSS_MIN        256
581 #define HNS3_TSO_MSS_MAX        9668
582
583 #define HNS3_RSS_HASH_KEY_OFFSET_B      4
584
585 #define HNS3_RSS_CFG_TBL_SIZE   16
586 #define HNS3_RSS_HASH_KEY_NUM   16
587 /* Configure the algorithm mode and Hash Key, opcode:0x0D01 */
588 struct hns3_rss_generic_config_cmd {
589         /* Hash_algorithm(8.0~8.3), hash_key_offset(8.4~8.7) */
590         uint8_t hash_config;
591         uint8_t rsv[7];
592         uint8_t hash_key[HNS3_RSS_HASH_KEY_NUM];
593 };
594
595 /* Configure the tuple selection for RSS hash input, opcode:0x0D02 */
596 struct hns3_rss_input_tuple_cmd {
597         uint64_t tuple_field;
598         uint8_t rsv[16];
599 };
600
601 #define HNS3_RSS_CFG_TBL_SIZE           16
602 #define HNS3_RSS_CFG_TBL_SIZE_H         4
603 #define HNS3_RSS_CFG_TBL_BW_H           2
604 #define HNS3_RSS_CFG_TBL_BW_L           8
605
606 /* Configure the indirection table, opcode:0x0D07 */
607 struct hns3_rss_indirection_table_cmd {
608         uint16_t start_table_index;  /* Bit3~0 must be 0x0. */
609         uint16_t rss_set_bitmap;
610         uint8_t rss_result_h[HNS3_RSS_CFG_TBL_SIZE_H];
611         uint8_t rss_result_l[HNS3_RSS_CFG_TBL_SIZE];
612 };
613
614 #define HNS3_RSS_TC_OFFSET_S            0
615 #define HNS3_RSS_TC_OFFSET_M            GENMASK(10, 0)
616 #define HNS3_RSS_TC_SIZE_MSB_S          11
617 #define HNS3_RSS_TC_SIZE_MSB_OFFSET     3
618 #define HNS3_RSS_TC_SIZE_S              12
619 #define HNS3_RSS_TC_SIZE_M              GENMASK(14, 12)
620 #define HNS3_RSS_TC_VALID_B             15
621
622 /* Configure the tc_size and tc_offset, opcode:0x0D08 */
623 struct hns3_rss_tc_mode_cmd {
624         uint16_t rss_tc_mode[HNS3_MAX_TC_NUM];
625         uint8_t rsv[8];
626 };
627
628 #define HNS3_LINK_STATUS_UP_B   0
629 #define HNS3_LINK_STATUS_UP_M   BIT(HNS3_LINK_STATUS_UP_B)
630 struct hns3_link_status_cmd {
631         uint8_t status;
632         uint8_t rsv[23];
633 };
634
635 struct hns3_promisc_param {
636         uint8_t vf_id;
637         uint8_t enable;
638 };
639
640 #define HNS3_PROMISC_TX_EN_B    BIT(4)
641 #define HNS3_PROMISC_RX_EN_B    BIT(5)
642 #define HNS3_PROMISC_EN_B       1
643 #define HNS3_PROMISC_EN_ALL     0x7
644 #define HNS3_PROMISC_EN_UC      0x1
645 #define HNS3_PROMISC_EN_MC      0x2
646 #define HNS3_PROMISC_EN_BC      0x4
647 struct hns3_promisc_cfg_cmd {
648         uint8_t flag;
649         uint8_t vf_id;
650         uint16_t rsv0;
651         uint8_t rsv1[20];
652 };
653
654 enum hns3_promisc_type {
655         HNS3_UNICAST    = 1,
656         HNS3_MULTICAST  = 2,
657         HNS3_BROADCAST  = 3,
658 };
659
660 #define HNS3_LINK_EVENT_REPORT_EN_B     0
661 #define HNS3_NCSI_ERROR_REPORT_EN_B     1
662 struct hns3_firmware_compat_cmd {
663         uint32_t compat;
664         uint8_t rsv[20];
665 };
666
667 #define HNS3_MAC_TX_EN_B                6
668 #define HNS3_MAC_RX_EN_B                7
669 #define HNS3_MAC_PAD_TX_B               11
670 #define HNS3_MAC_PAD_RX_B               12
671 #define HNS3_MAC_1588_TX_B              13
672 #define HNS3_MAC_1588_RX_B              14
673 #define HNS3_MAC_APP_LP_B               15
674 #define HNS3_MAC_LINE_LP_B              16
675 #define HNS3_MAC_FCS_TX_B               17
676 #define HNS3_MAC_RX_OVERSIZE_TRUNCATE_B 18
677 #define HNS3_MAC_RX_FCS_STRIP_B         19
678 #define HNS3_MAC_RX_FCS_B               20
679 #define HNS3_MAC_TX_UNDER_MIN_ERR_B     21
680 #define HNS3_MAC_TX_OVERSIZE_TRUNCATE_B 22
681
682 struct hns3_config_mac_mode_cmd {
683         uint32_t txrx_pad_fcs_loop_en;
684         uint8_t  rsv[20];
685 };
686
687 #define HNS3_CFG_SPEED_10M              6
688 #define HNS3_CFG_SPEED_100M             7
689 #define HNS3_CFG_SPEED_1G               0
690 #define HNS3_CFG_SPEED_10G              1
691 #define HNS3_CFG_SPEED_25G              2
692 #define HNS3_CFG_SPEED_40G              3
693 #define HNS3_CFG_SPEED_50G              4
694 #define HNS3_CFG_SPEED_100G             5
695 #define HNS3_CFG_SPEED_200G             8
696
697 #define HNS3_CFG_SPEED_S                0
698 #define HNS3_CFG_SPEED_M                GENMASK(5, 0)
699 #define HNS3_CFG_DUPLEX_B               7
700 #define HNS3_CFG_DUPLEX_M               BIT(HNS3_CFG_DUPLEX_B)
701
702 #define HNS3_CFG_MAC_SPEED_CHANGE_EN_B  0
703
704 struct hns3_config_mac_speed_dup_cmd {
705         uint8_t speed_dup;
706         uint8_t mac_change_fec_en;
707         uint8_t rsv[22];
708 };
709
710 #define HNS3_TQP_ENABLE_B               0
711
712 #define HNS3_MAC_CFG_AN_EN_B            0
713 #define HNS3_MAC_CFG_AN_INT_EN_B        1
714 #define HNS3_MAC_CFG_AN_INT_MSK_B       2
715 #define HNS3_MAC_CFG_AN_INT_CLR_B       3
716 #define HNS3_MAC_CFG_AN_RST_B           4
717
718 #define HNS3_MAC_CFG_AN_EN      BIT(HNS3_MAC_CFG_AN_EN_B)
719
720 struct hns3_config_auto_neg_cmd {
721         uint32_t  cfg_an_cmd_flag;
722         uint8_t   rsv[20];
723 };
724
725 #define HNS3_MAC_CFG_FEC_AUTO_EN_B      0
726 #define HNS3_MAC_CFG_FEC_MODE_S         1
727 #define HNS3_MAC_CFG_FEC_MODE_M GENMASK(3, 1)
728 #define HNS3_MAC_FEC_OFF                0
729 #define HNS3_MAC_FEC_BASER              1
730 #define HNS3_MAC_FEC_RS                 2
731
732 #define HNS3_SFP_INFO_BD0_LEN  20UL
733 #define HNS3_SFP_INFO_BDX_LEN  24UL
734
735 struct hns3_sfp_info_bd0_cmd {
736         uint16_t offset;
737         uint16_t read_len;
738         uint8_t data[HNS3_SFP_INFO_BD0_LEN];
739 };
740
741 struct hns3_sfp_type {
742         uint8_t type;
743         uint8_t ext_type;
744 };
745
746 struct hns3_sfp_speed_cmd {
747         uint32_t  sfp_speed;
748         uint8_t   query_type; /* 0: sfp speed, 1: active fec */
749         uint8_t   active_fec; /* current FEC mode */
750         uint16_t  rsv1;
751         uint32_t  rsv2[4];
752 };
753
754 /* Configure FEC mode, opcode:0x031A */
755 struct hns3_config_fec_cmd {
756         uint8_t fec_mode;
757         uint8_t rsv[23];
758 };
759
760 #define HNS3_MAC_MGR_MASK_VLAN_B                BIT(0)
761 #define HNS3_MAC_MGR_MASK_MAC_B                 BIT(1)
762 #define HNS3_MAC_MGR_MASK_ETHERTYPE_B           BIT(2)
763 #define HNS3_MAC_ETHERTYPE_LLDP                 0x88cc
764
765 struct hns3_mac_mgr_tbl_entry_cmd {
766         uint8_t   flags;
767         uint8_t   resp_code;
768         uint16_t  vlan_tag;
769         uint32_t  mac_addr_hi32;
770         uint16_t  mac_addr_lo16;
771         uint16_t  rsv1;
772         uint16_t  ethter_type;
773         uint16_t  egress_port;
774         uint16_t  egress_queue;
775         uint8_t   sw_port_id_aware;
776         uint8_t   rsv2;
777         uint8_t   i_port_bitmap;
778         uint8_t   i_port_direction;
779         uint8_t   rsv3[2];
780 };
781
782 struct hns3_cfg_com_tqp_queue_cmd {
783         uint16_t tqp_id;
784         uint16_t stream_id;
785         uint8_t enable;
786         uint8_t rsv[19];
787 };
788
789 #define HNS3_TQP_MAP_TYPE_PF            0
790 #define HNS3_TQP_MAP_TYPE_VF            1
791 #define HNS3_TQP_MAP_TYPE_B             0
792 #define HNS3_TQP_MAP_EN_B               1
793
794 struct hns3_tqp_map_cmd {
795         uint16_t tqp_id;        /* Absolute tqp id for in this pf */
796         uint8_t tqp_vf;         /* VF id */
797         uint8_t tqp_flag;       /* Indicate it's pf or vf tqp */
798         uint16_t tqp_vid;       /* Virtual id in this pf/vf */
799         uint8_t rsv[18];
800 };
801
802 enum hns3_ring_type {
803         HNS3_RING_TYPE_TX,
804         HNS3_RING_TYPE_RX
805 };
806
807 enum hns3_int_gl_idx {
808         HNS3_RING_GL_RX,
809         HNS3_RING_GL_TX,
810         HNS3_RING_GL_IMMEDIATE = 3
811 };
812
813 #define HNS3_RING_GL_IDX_S      0
814 #define HNS3_RING_GL_IDX_M      GENMASK(1, 0)
815
816 #define HNS3_VECTOR_ELEMENTS_PER_CMD    10
817
818 #define HNS3_INT_TYPE_S         0
819 #define HNS3_INT_TYPE_M         GENMASK(1, 0)
820 #define HNS3_TQP_ID_S           2
821 #define HNS3_TQP_ID_M           GENMASK(12, 2)
822 #define HNS3_INT_GL_IDX_S       13
823 #define HNS3_INT_GL_IDX_M       GENMASK(14, 13)
824 #define HNS3_TQP_INT_ID_L_S     0
825 #define HNS3_TQP_INT_ID_L_M     GENMASK(7, 0)
826 #define HNS3_TQP_INT_ID_H_S     8
827 #define HNS3_TQP_INT_ID_H_M     GENMASK(15, 8)
828 struct hns3_ctrl_vector_chain_cmd {
829         uint8_t int_vector_id;    /* the low order of the interrupt id */
830         uint8_t int_cause_num;
831         uint16_t tqp_type_and_id[HNS3_VECTOR_ELEMENTS_PER_CMD];
832         uint8_t vfid;
833         uint8_t int_vector_id_h;  /* the high order of the interrupt id */
834 };
835
836 struct hns3_config_max_frm_size_cmd {
837         uint16_t max_frm_size;
838         uint8_t min_frm_size;
839         uint8_t rsv[21];
840 };
841
842 enum hns3_mac_vlan_tbl_opcode {
843         HNS3_MAC_VLAN_ADD,      /* Add new or modify mac_vlan */
844         HNS3_MAC_VLAN_UPDATE,   /* Modify other fields of this table */
845         HNS3_MAC_VLAN_REMOVE,   /* Remove a entry through mac_vlan key */
846         HNS3_MAC_VLAN_LKUP,     /* Lookup a entry through mac_vlan key */
847 };
848
849 enum hns3_mac_vlan_add_resp_code {
850         HNS3_ADD_UC_OVERFLOW = 2,  /* ADD failed for UC overflow */
851         HNS3_ADD_MC_OVERFLOW,      /* ADD failed for MC overflow */
852 };
853
854 #define HNS3_MC_MAC_VLAN_ADD_DESC_NUM   3
855
856 #define HNS3_MAC_VLAN_BIT0_EN_B         0
857 #define HNS3_MAC_VLAN_BIT1_EN_B         1
858 #define HNS3_MAC_EPORT_SW_EN_B          12
859 #define HNS3_MAC_EPORT_TYPE_B           11
860 #define HNS3_MAC_EPORT_VFID_S           3
861 #define HNS3_MAC_EPORT_VFID_M           GENMASK(10, 3)
862 #define HNS3_MAC_EPORT_PFID_S           0
863 #define HNS3_MAC_EPORT_PFID_M           GENMASK(2, 0)
864 struct hns3_mac_vlan_tbl_entry_cmd {
865         uint8_t   flags;
866         uint8_t   resp_code;
867         uint16_t  vlan_tag;
868         uint32_t  mac_addr_hi32;
869         uint16_t  mac_addr_lo16;
870         uint16_t  rsv1;
871         uint8_t   entry_type;
872         uint8_t   mc_mac_en;
873         uint16_t  egress_port;
874         uint16_t  egress_queue;
875         uint8_t   rsv2[6];
876 };
877
878 #define HNS3_TQP_RESET_B        0
879 struct hns3_reset_tqp_queue_cmd {
880         uint16_t tqp_id;
881         uint8_t reset_req;
882         uint8_t ready_to_reset;
883         uint8_t queue_direction;
884         uint8_t rsv[19];
885 };
886
887 #define HNS3_CFG_RESET_MAC_B            3
888 #define HNS3_CFG_RESET_FUNC_B           7
889 struct hns3_reset_cmd {
890         uint8_t mac_func_reset;
891         uint8_t fun_reset_vfid;
892         uint8_t rsv[22];
893 };
894
895 #define HNS3_QUERY_DEV_SPECS_BD_NUM             4
896 struct hns3_dev_specs_0_cmd {
897         uint32_t rsv0;
898         uint32_t mac_entry_num;
899         uint32_t mng_entry_num;
900         uint16_t rss_ind_tbl_size;
901         uint16_t rss_key_size;
902         uint16_t intr_ql_max;
903         uint8_t max_non_tso_bd_num;
904         uint8_t rsv1;
905         uint32_t max_tm_rate;
906 };
907
908 #define HNS3_MAX_TQP_NUM_HIP08_PF       64
909 #define HNS3_DEFAULT_TX_BUF             0x4000    /* 16k  bytes */
910 #define HNS3_TOTAL_PKT_BUF              0x108000  /* 1.03125M bytes */
911 #define HNS3_DEFAULT_DV                 0xA000    /* 40k byte */
912 #define HNS3_DEFAULT_NON_DCB_DV         0x7800    /* 30K byte */
913 #define HNS3_NON_DCB_ADDITIONAL_BUF     0x1400    /* 5120 byte */
914
915 #define HNS3_TYPE_CRQ                   0
916 #define HNS3_TYPE_CSQ                   1
917
918 #define HNS3_NIC_SW_RST_RDY_B           16
919 #define HNS3_NIC_SW_RST_RDY                     BIT(HNS3_NIC_SW_RST_RDY_B)
920 #define HNS3_NIC_CMQ_DESC_NUM           1024
921 #define HNS3_NIC_CMQ_DESC_NUM_S         3
922
923 #define HNS3_CMD_SEND_SYNC(flag) \
924         ((flag) & HNS3_CMD_FLAG_NO_INTR)
925
926 void hns3_cmd_reuse_desc(struct hns3_cmd_desc *desc, bool is_read);
927 void hns3_cmd_setup_basic_desc(struct hns3_cmd_desc *desc,
928                                 enum hns3_opcode_type opcode, bool is_read);
929 int hns3_cmd_send(struct hns3_hw *hw, struct hns3_cmd_desc *desc, int num);
930 int hns3_cmd_init_queue(struct hns3_hw *hw);
931 int hns3_cmd_init(struct hns3_hw *hw);
932 void hns3_cmd_destroy_queue(struct hns3_hw *hw);
933 void hns3_cmd_uninit(struct hns3_hw *hw);
934
935 #endif /* _HNS3_CMD_H_ */