net/i40e/base: update FW AQ API version to 1.7
[dpdk.git] / drivers / net / i40e / base / i40e_adminq_cmd.h
1 /*******************************************************************************
2
3 Copyright (c) 2013 - 2015, Intel Corporation
4 All rights reserved.
5
6 Redistribution and use in source and binary forms, with or without
7 modification, are permitted provided that the following conditions are met:
8
9  1. Redistributions of source code must retain the above copyright notice,
10     this list of conditions and the following disclaimer.
11
12  2. Redistributions in binary form must reproduce the above copyright
13     notice, this list of conditions and the following disclaimer in the
14     documentation and/or other materials provided with the distribution.
15
16  3. Neither the name of the Intel Corporation nor the names of its
17     contributors may be used to endorse or promote products derived from
18     this software without specific prior written permission.
19
20 THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS "AS IS"
21 AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE
22 IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE
23 ARE DISCLAIMED. IN NO EVENT SHALL THE COPYRIGHT OWNER OR CONTRIBUTORS BE
24 LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR
25 CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF
26 SUBSTITUTE GOODS OR SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS
27 INTERRUPTION) HOWEVER CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN
28 CONTRACT, STRICT LIABILITY, OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE)
29 ARISING IN ANY WAY OUT OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF THE
30 POSSIBILITY OF SUCH DAMAGE.
31
32 ***************************************************************************/
33
34 #ifndef _I40E_ADMINQ_CMD_H_
35 #define _I40E_ADMINQ_CMD_H_
36
37 /* This header file defines the i40e Admin Queue commands and is shared between
38  * i40e Firmware and Software.
39  *
40  * This file needs to comply with the Linux Kernel coding style.
41  */
42
43 #define I40E_FW_API_VERSION_MAJOR       0x0001
44 #define I40E_FW_API_VERSION_MINOR_X722  0x0005
45 #define I40E_FW_API_VERSION_MINOR_X710  0x0007
46
47 #define I40E_FW_MINOR_VERSION(_h) ((_h)->mac.type == I40E_MAC_XL710 ? \
48                                         I40E_FW_API_VERSION_MINOR_X710 : \
49                                         I40E_FW_API_VERSION_MINOR_X722)
50
51 /* API version 1.7 implements additional link and PHY-specific APIs  */
52 #define I40E_MINOR_VER_GET_LINK_INFO_XL710 0x0007
53
54 struct i40e_aq_desc {
55         __le16 flags;
56         __le16 opcode;
57         __le16 datalen;
58         __le16 retval;
59         __le32 cookie_high;
60         __le32 cookie_low;
61         union {
62                 struct {
63                         __le32 param0;
64                         __le32 param1;
65                         __le32 param2;
66                         __le32 param3;
67                 } internal;
68                 struct {
69                         __le32 param0;
70                         __le32 param1;
71                         __le32 addr_high;
72                         __le32 addr_low;
73                 } external;
74                 u8 raw[16];
75         } params;
76 };
77
78 /* Flags sub-structure
79  * |0  |1  |2  |3  |4  |5  |6  |7  |8  |9  |10 |11 |12 |13 |14 |15 |
80  * |DD |CMP|ERR|VFE| * *  RESERVED * * |LB |RD |VFC|BUF|SI |EI |FE |
81  */
82
83 /* command flags and offsets*/
84 #define I40E_AQ_FLAG_DD_SHIFT   0
85 #define I40E_AQ_FLAG_CMP_SHIFT  1
86 #define I40E_AQ_FLAG_ERR_SHIFT  2
87 #define I40E_AQ_FLAG_VFE_SHIFT  3
88 #define I40E_AQ_FLAG_LB_SHIFT   9
89 #define I40E_AQ_FLAG_RD_SHIFT   10
90 #define I40E_AQ_FLAG_VFC_SHIFT  11
91 #define I40E_AQ_FLAG_BUF_SHIFT  12
92 #define I40E_AQ_FLAG_SI_SHIFT   13
93 #define I40E_AQ_FLAG_EI_SHIFT   14
94 #define I40E_AQ_FLAG_FE_SHIFT   15
95
96 #define I40E_AQ_FLAG_DD         (1 << I40E_AQ_FLAG_DD_SHIFT)  /* 0x1    */
97 #define I40E_AQ_FLAG_CMP        (1 << I40E_AQ_FLAG_CMP_SHIFT) /* 0x2    */
98 #define I40E_AQ_FLAG_ERR        (1 << I40E_AQ_FLAG_ERR_SHIFT) /* 0x4    */
99 #define I40E_AQ_FLAG_VFE        (1 << I40E_AQ_FLAG_VFE_SHIFT) /* 0x8    */
100 #define I40E_AQ_FLAG_LB         (1 << I40E_AQ_FLAG_LB_SHIFT)  /* 0x200  */
101 #define I40E_AQ_FLAG_RD         (1 << I40E_AQ_FLAG_RD_SHIFT)  /* 0x400  */
102 #define I40E_AQ_FLAG_VFC        (1 << I40E_AQ_FLAG_VFC_SHIFT) /* 0x800  */
103 #define I40E_AQ_FLAG_BUF        (1 << I40E_AQ_FLAG_BUF_SHIFT) /* 0x1000 */
104 #define I40E_AQ_FLAG_SI         (1 << I40E_AQ_FLAG_SI_SHIFT)  /* 0x2000 */
105 #define I40E_AQ_FLAG_EI         (1 << I40E_AQ_FLAG_EI_SHIFT)  /* 0x4000 */
106 #define I40E_AQ_FLAG_FE         (1 << I40E_AQ_FLAG_FE_SHIFT)  /* 0x8000 */
107
108 /* error codes */
109 enum i40e_admin_queue_err {
110         I40E_AQ_RC_OK           = 0,  /* success */
111         I40E_AQ_RC_EPERM        = 1,  /* Operation not permitted */
112         I40E_AQ_RC_ENOENT       = 2,  /* No such element */
113         I40E_AQ_RC_ESRCH        = 3,  /* Bad opcode */
114         I40E_AQ_RC_EINTR        = 4,  /* operation interrupted */
115         I40E_AQ_RC_EIO          = 5,  /* I/O error */
116         I40E_AQ_RC_ENXIO        = 6,  /* No such resource */
117         I40E_AQ_RC_E2BIG        = 7,  /* Arg too long */
118         I40E_AQ_RC_EAGAIN       = 8,  /* Try again */
119         I40E_AQ_RC_ENOMEM       = 9,  /* Out of memory */
120         I40E_AQ_RC_EACCES       = 10, /* Permission denied */
121         I40E_AQ_RC_EFAULT       = 11, /* Bad address */
122         I40E_AQ_RC_EBUSY        = 12, /* Device or resource busy */
123         I40E_AQ_RC_EEXIST       = 13, /* object already exists */
124         I40E_AQ_RC_EINVAL       = 14, /* Invalid argument */
125         I40E_AQ_RC_ENOTTY       = 15, /* Not a typewriter */
126         I40E_AQ_RC_ENOSPC       = 16, /* No space left or alloc failure */
127         I40E_AQ_RC_ENOSYS       = 17, /* Function not implemented */
128         I40E_AQ_RC_ERANGE       = 18, /* Parameter out of range */
129         I40E_AQ_RC_EFLUSHED     = 19, /* Cmd flushed due to prev cmd error */
130         I40E_AQ_RC_BAD_ADDR     = 20, /* Descriptor contains a bad pointer */
131         I40E_AQ_RC_EMODE        = 21, /* Op not allowed in current dev mode */
132         I40E_AQ_RC_EFBIG        = 22, /* File too large */
133 };
134
135 /* Admin Queue command opcodes */
136 enum i40e_admin_queue_opc {
137         /* aq commands */
138         i40e_aqc_opc_get_version        = 0x0001,
139         i40e_aqc_opc_driver_version     = 0x0002,
140         i40e_aqc_opc_queue_shutdown     = 0x0003,
141         i40e_aqc_opc_set_pf_context     = 0x0004,
142
143         /* resource ownership */
144         i40e_aqc_opc_request_resource   = 0x0008,
145         i40e_aqc_opc_release_resource   = 0x0009,
146
147         i40e_aqc_opc_list_func_capabilities     = 0x000A,
148         i40e_aqc_opc_list_dev_capabilities      = 0x000B,
149
150         /* Proxy commands */
151         i40e_aqc_opc_set_proxy_config           = 0x0104,
152         i40e_aqc_opc_set_ns_proxy_table_entry   = 0x0105,
153
154         /* LAA */
155         i40e_aqc_opc_mac_address_read   = 0x0107,
156         i40e_aqc_opc_mac_address_write  = 0x0108,
157
158         /* PXE */
159         i40e_aqc_opc_clear_pxe_mode     = 0x0110,
160
161         /* WoL commands */
162         i40e_aqc_opc_set_wol_filter     = 0x0120,
163         i40e_aqc_opc_get_wake_reason    = 0x0121,
164         i40e_aqc_opc_clear_all_wol_filters = 0x025E,
165
166         /* internal switch commands */
167         i40e_aqc_opc_get_switch_config          = 0x0200,
168         i40e_aqc_opc_add_statistics             = 0x0201,
169         i40e_aqc_opc_remove_statistics          = 0x0202,
170         i40e_aqc_opc_set_port_parameters        = 0x0203,
171         i40e_aqc_opc_get_switch_resource_alloc  = 0x0204,
172         i40e_aqc_opc_set_switch_config          = 0x0205,
173         i40e_aqc_opc_rx_ctl_reg_read            = 0x0206,
174         i40e_aqc_opc_rx_ctl_reg_write           = 0x0207,
175
176         i40e_aqc_opc_add_vsi                    = 0x0210,
177         i40e_aqc_opc_update_vsi_parameters      = 0x0211,
178         i40e_aqc_opc_get_vsi_parameters         = 0x0212,
179
180         i40e_aqc_opc_add_pv                     = 0x0220,
181         i40e_aqc_opc_update_pv_parameters       = 0x0221,
182         i40e_aqc_opc_get_pv_parameters          = 0x0222,
183
184         i40e_aqc_opc_add_veb                    = 0x0230,
185         i40e_aqc_opc_update_veb_parameters      = 0x0231,
186         i40e_aqc_opc_get_veb_parameters         = 0x0232,
187
188         i40e_aqc_opc_delete_element             = 0x0243,
189
190         i40e_aqc_opc_add_macvlan                = 0x0250,
191         i40e_aqc_opc_remove_macvlan             = 0x0251,
192         i40e_aqc_opc_add_vlan                   = 0x0252,
193         i40e_aqc_opc_remove_vlan                = 0x0253,
194         i40e_aqc_opc_set_vsi_promiscuous_modes  = 0x0254,
195         i40e_aqc_opc_add_tag                    = 0x0255,
196         i40e_aqc_opc_remove_tag                 = 0x0256,
197         i40e_aqc_opc_add_multicast_etag         = 0x0257,
198         i40e_aqc_opc_remove_multicast_etag      = 0x0258,
199         i40e_aqc_opc_update_tag                 = 0x0259,
200         i40e_aqc_opc_add_control_packet_filter  = 0x025A,
201         i40e_aqc_opc_remove_control_packet_filter       = 0x025B,
202         i40e_aqc_opc_add_cloud_filters          = 0x025C,
203         i40e_aqc_opc_remove_cloud_filters       = 0x025D,
204         i40e_aqc_opc_clear_wol_switch_filters   = 0x025E,
205         i40e_aqc_opc_replace_cloud_filters      = 0x025F,
206
207         i40e_aqc_opc_add_mirror_rule    = 0x0260,
208         i40e_aqc_opc_delete_mirror_rule = 0x0261,
209
210         /* Dynamic Device Personalization */
211         i40e_aqc_opc_write_personalization_profile      = 0x0270,
212         i40e_aqc_opc_get_personalization_profile_list   = 0x0271,
213
214         /* DCB commands */
215         i40e_aqc_opc_dcb_ignore_pfc     = 0x0301,
216         i40e_aqc_opc_dcb_updated        = 0x0302,
217
218         /* TX scheduler */
219         i40e_aqc_opc_configure_vsi_bw_limit             = 0x0400,
220         i40e_aqc_opc_configure_vsi_ets_sla_bw_limit     = 0x0406,
221         i40e_aqc_opc_configure_vsi_tc_bw                = 0x0407,
222         i40e_aqc_opc_query_vsi_bw_config                = 0x0408,
223         i40e_aqc_opc_query_vsi_ets_sla_config           = 0x040A,
224         i40e_aqc_opc_configure_switching_comp_bw_limit  = 0x0410,
225
226         i40e_aqc_opc_enable_switching_comp_ets                  = 0x0413,
227         i40e_aqc_opc_modify_switching_comp_ets                  = 0x0414,
228         i40e_aqc_opc_disable_switching_comp_ets                 = 0x0415,
229         i40e_aqc_opc_configure_switching_comp_ets_bw_limit      = 0x0416,
230         i40e_aqc_opc_configure_switching_comp_bw_config         = 0x0417,
231         i40e_aqc_opc_query_switching_comp_ets_config            = 0x0418,
232         i40e_aqc_opc_query_port_ets_config                      = 0x0419,
233         i40e_aqc_opc_query_switching_comp_bw_config             = 0x041A,
234         i40e_aqc_opc_suspend_port_tx                            = 0x041B,
235         i40e_aqc_opc_resume_port_tx                             = 0x041C,
236         i40e_aqc_opc_configure_partition_bw                     = 0x041D,
237         /* hmc */
238         i40e_aqc_opc_query_hmc_resource_profile = 0x0500,
239         i40e_aqc_opc_set_hmc_resource_profile   = 0x0501,
240
241         /* phy commands*/
242         i40e_aqc_opc_get_phy_abilities          = 0x0600,
243         i40e_aqc_opc_set_phy_config             = 0x0601,
244         i40e_aqc_opc_set_mac_config             = 0x0603,
245         i40e_aqc_opc_set_link_restart_an        = 0x0605,
246         i40e_aqc_opc_get_link_status            = 0x0607,
247         i40e_aqc_opc_set_phy_int_mask           = 0x0613,
248         i40e_aqc_opc_get_local_advt_reg         = 0x0614,
249         i40e_aqc_opc_set_local_advt_reg         = 0x0615,
250         i40e_aqc_opc_get_partner_advt           = 0x0616,
251         i40e_aqc_opc_set_lb_modes               = 0x0618,
252         i40e_aqc_opc_get_phy_wol_caps           = 0x0621,
253         i40e_aqc_opc_set_phy_debug              = 0x0622,
254         i40e_aqc_opc_upload_ext_phy_fm          = 0x0625,
255         i40e_aqc_opc_run_phy_activity           = 0x0626,
256         i40e_aqc_opc_set_phy_register           = 0x0628,
257         i40e_aqc_opc_get_phy_register           = 0x0629,
258
259         /* NVM commands */
260         i40e_aqc_opc_nvm_read                   = 0x0701,
261         i40e_aqc_opc_nvm_erase                  = 0x0702,
262         i40e_aqc_opc_nvm_update                 = 0x0703,
263         i40e_aqc_opc_nvm_config_read            = 0x0704,
264         i40e_aqc_opc_nvm_config_write           = 0x0705,
265         i40e_aqc_opc_oem_post_update            = 0x0720,
266         i40e_aqc_opc_thermal_sensor             = 0x0721,
267
268         /* virtualization commands */
269         i40e_aqc_opc_send_msg_to_pf             = 0x0801,
270         i40e_aqc_opc_send_msg_to_vf             = 0x0802,
271         i40e_aqc_opc_send_msg_to_peer           = 0x0803,
272
273         /* alternate structure */
274         i40e_aqc_opc_alternate_write            = 0x0900,
275         i40e_aqc_opc_alternate_write_indirect   = 0x0901,
276         i40e_aqc_opc_alternate_read             = 0x0902,
277         i40e_aqc_opc_alternate_read_indirect    = 0x0903,
278         i40e_aqc_opc_alternate_write_done       = 0x0904,
279         i40e_aqc_opc_alternate_set_mode         = 0x0905,
280         i40e_aqc_opc_alternate_clear_port       = 0x0906,
281
282         /* LLDP commands */
283         i40e_aqc_opc_lldp_get_mib       = 0x0A00,
284         i40e_aqc_opc_lldp_update_mib    = 0x0A01,
285         i40e_aqc_opc_lldp_add_tlv       = 0x0A02,
286         i40e_aqc_opc_lldp_update_tlv    = 0x0A03,
287         i40e_aqc_opc_lldp_delete_tlv    = 0x0A04,
288         i40e_aqc_opc_lldp_stop          = 0x0A05,
289         i40e_aqc_opc_lldp_start         = 0x0A06,
290         i40e_aqc_opc_get_cee_dcb_cfg    = 0x0A07,
291         i40e_aqc_opc_lldp_set_local_mib = 0x0A08,
292         i40e_aqc_opc_lldp_stop_start_spec_agent = 0x0A09,
293
294         /* Tunnel commands */
295         i40e_aqc_opc_add_udp_tunnel     = 0x0B00,
296         i40e_aqc_opc_del_udp_tunnel     = 0x0B01,
297         i40e_aqc_opc_set_rss_key        = 0x0B02,
298         i40e_aqc_opc_set_rss_lut        = 0x0B03,
299         i40e_aqc_opc_get_rss_key        = 0x0B04,
300         i40e_aqc_opc_get_rss_lut        = 0x0B05,
301
302         /* Async Events */
303         i40e_aqc_opc_event_lan_overflow         = 0x1001,
304
305         /* OEM commands */
306         i40e_aqc_opc_oem_parameter_change       = 0xFE00,
307         i40e_aqc_opc_oem_device_status_change   = 0xFE01,
308         i40e_aqc_opc_oem_ocsd_initialize        = 0xFE02,
309         i40e_aqc_opc_oem_ocbb_initialize        = 0xFE03,
310
311         /* debug commands */
312         i40e_aqc_opc_debug_read_reg             = 0xFF03,
313         i40e_aqc_opc_debug_write_reg            = 0xFF04,
314         i40e_aqc_opc_debug_modify_reg           = 0xFF07,
315         i40e_aqc_opc_debug_dump_internals       = 0xFF08,
316 };
317
318 /* command structures and indirect data structures */
319
320 /* Structure naming conventions:
321  * - no suffix for direct command descriptor structures
322  * - _data for indirect sent data
323  * - _resp for indirect return data (data which is both will use _data)
324  * - _completion for direct return data
325  * - _element_ for repeated elements (may also be _data or _resp)
326  *
327  * Command structures are expected to overlay the params.raw member of the basic
328  * descriptor, and as such cannot exceed 16 bytes in length.
329  */
330
331 /* This macro is used to generate a compilation error if a structure
332  * is not exactly the correct length. It gives a divide by zero error if the
333  * structure is not of the correct size, otherwise it creates an enum that is
334  * never used.
335  */
336 #define I40E_CHECK_STRUCT_LEN(n, X) enum i40e_static_assert_enum_##X \
337         { i40e_static_assert_##X = (n)/((sizeof(struct X) == (n)) ? 1 : 0) }
338
339 /* This macro is used extensively to ensure that command structures are 16
340  * bytes in length as they have to map to the raw array of that size.
341  */
342 #define I40E_CHECK_CMD_LENGTH(X)        I40E_CHECK_STRUCT_LEN(16, X)
343
344 /* internal (0x00XX) commands */
345
346 /* Get version (direct 0x0001) */
347 struct i40e_aqc_get_version {
348         __le32 rom_ver;
349         __le32 fw_build;
350         __le16 fw_major;
351         __le16 fw_minor;
352         __le16 api_major;
353         __le16 api_minor;
354 };
355
356 I40E_CHECK_CMD_LENGTH(i40e_aqc_get_version);
357
358 /* Send driver version (indirect 0x0002) */
359 struct i40e_aqc_driver_version {
360         u8      driver_major_ver;
361         u8      driver_minor_ver;
362         u8      driver_build_ver;
363         u8      driver_subbuild_ver;
364         u8      reserved[4];
365         __le32  address_high;
366         __le32  address_low;
367 };
368
369 I40E_CHECK_CMD_LENGTH(i40e_aqc_driver_version);
370
371 /* Queue Shutdown (direct 0x0003) */
372 struct i40e_aqc_queue_shutdown {
373         __le32  driver_unloading;
374 #define I40E_AQ_DRIVER_UNLOADING        0x1
375         u8      reserved[12];
376 };
377
378 I40E_CHECK_CMD_LENGTH(i40e_aqc_queue_shutdown);
379
380 /* Set PF context (0x0004, direct) */
381 struct i40e_aqc_set_pf_context {
382         u8      pf_id;
383         u8      reserved[15];
384 };
385
386 I40E_CHECK_CMD_LENGTH(i40e_aqc_set_pf_context);
387
388 /* Request resource ownership (direct 0x0008)
389  * Release resource ownership (direct 0x0009)
390  */
391 #define I40E_AQ_RESOURCE_NVM                    1
392 #define I40E_AQ_RESOURCE_SDP                    2
393 #define I40E_AQ_RESOURCE_ACCESS_READ            1
394 #define I40E_AQ_RESOURCE_ACCESS_WRITE           2
395 #define I40E_AQ_RESOURCE_NVM_READ_TIMEOUT       3000
396 #define I40E_AQ_RESOURCE_NVM_WRITE_TIMEOUT      180000
397
398 struct i40e_aqc_request_resource {
399         __le16  resource_id;
400         __le16  access_type;
401         __le32  timeout;
402         __le32  resource_number;
403         u8      reserved[4];
404 };
405
406 I40E_CHECK_CMD_LENGTH(i40e_aqc_request_resource);
407
408 /* Get function capabilities (indirect 0x000A)
409  * Get device capabilities (indirect 0x000B)
410  */
411 struct i40e_aqc_list_capabilites {
412         u8 command_flags;
413 #define I40E_AQ_LIST_CAP_PF_INDEX_EN    1
414         u8 pf_index;
415         u8 reserved[2];
416         __le32 count;
417         __le32 addr_high;
418         __le32 addr_low;
419 };
420
421 I40E_CHECK_CMD_LENGTH(i40e_aqc_list_capabilites);
422
423 struct i40e_aqc_list_capabilities_element_resp {
424         __le16  id;
425         u8      major_rev;
426         u8      minor_rev;
427         __le32  number;
428         __le32  logical_id;
429         __le32  phys_id;
430         u8      reserved[16];
431 };
432
433 /* list of caps */
434
435 #define I40E_AQ_CAP_ID_SWITCH_MODE      0x0001
436 #define I40E_AQ_CAP_ID_MNG_MODE         0x0002
437 #define I40E_AQ_CAP_ID_NPAR_ACTIVE      0x0003
438 #define I40E_AQ_CAP_ID_OS2BMC_CAP       0x0004
439 #define I40E_AQ_CAP_ID_FUNCTIONS_VALID  0x0005
440 #define I40E_AQ_CAP_ID_ALTERNATE_RAM    0x0006
441 #define I40E_AQ_CAP_ID_WOL_AND_PROXY    0x0008
442 #define I40E_AQ_CAP_ID_SRIOV            0x0012
443 #define I40E_AQ_CAP_ID_VF               0x0013
444 #define I40E_AQ_CAP_ID_VMDQ             0x0014
445 #define I40E_AQ_CAP_ID_8021QBG          0x0015
446 #define I40E_AQ_CAP_ID_8021QBR          0x0016
447 #define I40E_AQ_CAP_ID_VSI              0x0017
448 #define I40E_AQ_CAP_ID_DCB              0x0018
449 #define I40E_AQ_CAP_ID_FCOE             0x0021
450 #define I40E_AQ_CAP_ID_ISCSI            0x0022
451 #define I40E_AQ_CAP_ID_RSS              0x0040
452 #define I40E_AQ_CAP_ID_RXQ              0x0041
453 #define I40E_AQ_CAP_ID_TXQ              0x0042
454 #define I40E_AQ_CAP_ID_MSIX             0x0043
455 #define I40E_AQ_CAP_ID_VF_MSIX          0x0044
456 #define I40E_AQ_CAP_ID_FLOW_DIRECTOR    0x0045
457 #define I40E_AQ_CAP_ID_1588             0x0046
458 #define I40E_AQ_CAP_ID_IWARP            0x0051
459 #define I40E_AQ_CAP_ID_LED              0x0061
460 #define I40E_AQ_CAP_ID_SDP              0x0062
461 #define I40E_AQ_CAP_ID_MDIO             0x0063
462 #define I40E_AQ_CAP_ID_WSR_PROT         0x0064
463 #define I40E_AQ_CAP_ID_NVM_MGMT         0x0080
464 #define I40E_AQ_CAP_ID_FLEX10           0x00F1
465 #define I40E_AQ_CAP_ID_CEM              0x00F2
466
467 /* Set CPPM Configuration (direct 0x0103) */
468 struct i40e_aqc_cppm_configuration {
469         __le16  command_flags;
470 #define I40E_AQ_CPPM_EN_LTRC    0x0800
471 #define I40E_AQ_CPPM_EN_DMCTH   0x1000
472 #define I40E_AQ_CPPM_EN_DMCTLX  0x2000
473 #define I40E_AQ_CPPM_EN_HPTC    0x4000
474 #define I40E_AQ_CPPM_EN_DMARC   0x8000
475         __le16  ttlx;
476         __le32  dmacr;
477         __le16  dmcth;
478         u8      hptc;
479         u8      reserved;
480         __le32  pfltrc;
481 };
482
483 I40E_CHECK_CMD_LENGTH(i40e_aqc_cppm_configuration);
484
485 /* Set ARP Proxy command / response (indirect 0x0104) */
486 struct i40e_aqc_arp_proxy_data {
487         __le16  command_flags;
488 #define I40E_AQ_ARP_INIT_IPV4   0x0800
489 #define I40E_AQ_ARP_UNSUP_CTL   0x1000
490 #define I40E_AQ_ARP_ENA         0x2000
491 #define I40E_AQ_ARP_ADD_IPV4    0x4000
492 #define I40E_AQ_ARP_DEL_IPV4    0x8000
493         __le16  table_id;
494         __le32  enabled_offloads;
495 #define I40E_AQ_ARP_DIRECTED_OFFLOAD_ENABLE     0x00000020
496 #define I40E_AQ_ARP_OFFLOAD_ENABLE              0x00000800
497         __le32  ip_addr;
498         u8      mac_addr[6];
499         u8      reserved[2];
500 };
501
502 I40E_CHECK_STRUCT_LEN(0x14, i40e_aqc_arp_proxy_data);
503
504 /* Set NS Proxy Table Entry Command (indirect 0x0105) */
505 struct i40e_aqc_ns_proxy_data {
506         __le16  table_idx_mac_addr_0;
507         __le16  table_idx_mac_addr_1;
508         __le16  table_idx_ipv6_0;
509         __le16  table_idx_ipv6_1;
510         __le16  control;
511 #define I40E_AQ_NS_PROXY_ADD_0          0x0001
512 #define I40E_AQ_NS_PROXY_DEL_0          0x0002
513 #define I40E_AQ_NS_PROXY_ADD_1          0x0004
514 #define I40E_AQ_NS_PROXY_DEL_1          0x0008
515 #define I40E_AQ_NS_PROXY_ADD_IPV6_0     0x0010
516 #define I40E_AQ_NS_PROXY_DEL_IPV6_0     0x0020
517 #define I40E_AQ_NS_PROXY_ADD_IPV6_1     0x0040
518 #define I40E_AQ_NS_PROXY_DEL_IPV6_1     0x0080
519 #define I40E_AQ_NS_PROXY_COMMAND_SEQ    0x0100
520 #define I40E_AQ_NS_PROXY_INIT_IPV6_TBL  0x0200
521 #define I40E_AQ_NS_PROXY_INIT_MAC_TBL   0x0400
522 #define I40E_AQ_NS_PROXY_OFFLOAD_ENABLE 0x0800
523 #define I40E_AQ_NS_PROXY_DIRECTED_OFFLOAD_ENABLE        0x1000
524         u8      mac_addr_0[6];
525         u8      mac_addr_1[6];
526         u8      local_mac_addr[6];
527         u8      ipv6_addr_0[16]; /* Warning! spec specifies BE byte order */
528         u8      ipv6_addr_1[16];
529 };
530
531 I40E_CHECK_STRUCT_LEN(0x3c, i40e_aqc_ns_proxy_data);
532
533 /* Manage LAA Command (0x0106) - obsolete */
534 struct i40e_aqc_mng_laa {
535         __le16  command_flags;
536 #define I40E_AQ_LAA_FLAG_WR     0x8000
537         u8      reserved[2];
538         __le32  sal;
539         __le16  sah;
540         u8      reserved2[6];
541 };
542
543 I40E_CHECK_CMD_LENGTH(i40e_aqc_mng_laa);
544
545 /* Manage MAC Address Read Command (indirect 0x0107) */
546 struct i40e_aqc_mac_address_read {
547         __le16  command_flags;
548 #define I40E_AQC_LAN_ADDR_VALID         0x10
549 #define I40E_AQC_SAN_ADDR_VALID         0x20
550 #define I40E_AQC_PORT_ADDR_VALID        0x40
551 #define I40E_AQC_WOL_ADDR_VALID         0x80
552 #define I40E_AQC_MC_MAG_EN_VALID        0x100
553 #define I40E_AQC_WOL_PRESERVE_STATUS    0x200
554 #define I40E_AQC_ADDR_VALID_MASK        0x3F0
555         u8      reserved[6];
556         __le32  addr_high;
557         __le32  addr_low;
558 };
559
560 I40E_CHECK_CMD_LENGTH(i40e_aqc_mac_address_read);
561
562 struct i40e_aqc_mac_address_read_data {
563         u8 pf_lan_mac[6];
564         u8 pf_san_mac[6];
565         u8 port_mac[6];
566         u8 pf_wol_mac[6];
567 };
568
569 I40E_CHECK_STRUCT_LEN(24, i40e_aqc_mac_address_read_data);
570
571 /* Manage MAC Address Write Command (0x0108) */
572 struct i40e_aqc_mac_address_write {
573         __le16  command_flags;
574 #define I40E_AQC_MC_MAG_EN              0x0100
575 #define I40E_AQC_WOL_PRESERVE_ON_PFR    0x0200
576 #define I40E_AQC_WRITE_TYPE_LAA_ONLY    0x0000
577 #define I40E_AQC_WRITE_TYPE_LAA_WOL     0x4000
578 #define I40E_AQC_WRITE_TYPE_PORT        0x8000
579 #define I40E_AQC_WRITE_TYPE_UPDATE_MC_MAG       0xC000
580 #define I40E_AQC_WRITE_TYPE_MASK        0xC000
581
582         __le16  mac_sah;
583         __le32  mac_sal;
584         u8      reserved[8];
585 };
586
587 I40E_CHECK_CMD_LENGTH(i40e_aqc_mac_address_write);
588
589 /* PXE commands (0x011x) */
590
591 /* Clear PXE Command and response  (direct 0x0110) */
592 struct i40e_aqc_clear_pxe {
593         u8      rx_cnt;
594         u8      reserved[15];
595 };
596
597 I40E_CHECK_CMD_LENGTH(i40e_aqc_clear_pxe);
598
599 /* Set WoL Filter (0x0120) */
600
601 struct i40e_aqc_set_wol_filter {
602         __le16 filter_index;
603 #define I40E_AQC_MAX_NUM_WOL_FILTERS    8
604 #define I40E_AQC_SET_WOL_FILTER_TYPE_MAGIC_SHIFT        15
605 #define I40E_AQC_SET_WOL_FILTER_TYPE_MAGIC_MASK (0x1 << \
606                 I40E_AQC_SET_WOL_FILTER_TYPE_MAGIC_SHIFT)
607
608 #define I40E_AQC_SET_WOL_FILTER_INDEX_SHIFT             0
609 #define I40E_AQC_SET_WOL_FILTER_INDEX_MASK      (0x7 << \
610                 I40E_AQC_SET_WOL_FILTER_INDEX_SHIFT)
611         __le16 cmd_flags;
612 #define I40E_AQC_SET_WOL_FILTER                         0x8000
613 #define I40E_AQC_SET_WOL_FILTER_NO_TCO_WOL              0x4000
614 #define I40E_AQC_SET_WOL_FILTER_WOL_PRESERVE_ON_PFR     0x2000
615 #define I40E_AQC_SET_WOL_FILTER_ACTION_CLEAR            0
616 #define I40E_AQC_SET_WOL_FILTER_ACTION_SET              1
617         __le16 valid_flags;
618 #define I40E_AQC_SET_WOL_FILTER_ACTION_VALID            0x8000
619 #define I40E_AQC_SET_WOL_FILTER_NO_TCO_ACTION_VALID     0x4000
620         u8 reserved[2];
621         __le32  address_high;
622         __le32  address_low;
623 };
624
625 I40E_CHECK_CMD_LENGTH(i40e_aqc_set_wol_filter);
626
627 struct i40e_aqc_set_wol_filter_data {
628         u8 filter[128];
629         u8 mask[16];
630 };
631
632 I40E_CHECK_STRUCT_LEN(0x90, i40e_aqc_set_wol_filter_data);
633
634 /* Get Wake Reason (0x0121) */
635
636 struct i40e_aqc_get_wake_reason_completion {
637         u8 reserved_1[2];
638         __le16 wake_reason;
639 #define I40E_AQC_GET_WAKE_UP_REASON_WOL_REASON_MATCHED_INDEX_SHIFT      0
640 #define I40E_AQC_GET_WAKE_UP_REASON_WOL_REASON_MATCHED_INDEX_MASK (0xFF << \
641                 I40E_AQC_GET_WAKE_UP_REASON_WOL_REASON_MATCHED_INDEX_SHIFT)
642 #define I40E_AQC_GET_WAKE_UP_REASON_WOL_REASON_RESERVED_SHIFT   8
643 #define I40E_AQC_GET_WAKE_UP_REASON_WOL_REASON_RESERVED_MASK    (0xFF << \
644                 I40E_AQC_GET_WAKE_UP_REASON_WOL_REASON_RESERVED_SHIFT)
645         u8 reserved_2[12];
646 };
647
648 I40E_CHECK_CMD_LENGTH(i40e_aqc_get_wake_reason_completion);
649
650 /* Switch configuration commands (0x02xx) */
651
652 /* Used by many indirect commands that only pass an seid and a buffer in the
653  * command
654  */
655 struct i40e_aqc_switch_seid {
656         __le16  seid;
657         u8      reserved[6];
658         __le32  addr_high;
659         __le32  addr_low;
660 };
661
662 I40E_CHECK_CMD_LENGTH(i40e_aqc_switch_seid);
663
664 /* Get Switch Configuration command (indirect 0x0200)
665  * uses i40e_aqc_switch_seid for the descriptor
666  */
667 struct i40e_aqc_get_switch_config_header_resp {
668         __le16  num_reported;
669         __le16  num_total;
670         u8      reserved[12];
671 };
672
673 I40E_CHECK_CMD_LENGTH(i40e_aqc_get_switch_config_header_resp);
674
675 struct i40e_aqc_switch_config_element_resp {
676         u8      element_type;
677 #define I40E_AQ_SW_ELEM_TYPE_MAC        1
678 #define I40E_AQ_SW_ELEM_TYPE_PF         2
679 #define I40E_AQ_SW_ELEM_TYPE_VF         3
680 #define I40E_AQ_SW_ELEM_TYPE_EMP        4
681 #define I40E_AQ_SW_ELEM_TYPE_BMC        5
682 #define I40E_AQ_SW_ELEM_TYPE_PV         16
683 #define I40E_AQ_SW_ELEM_TYPE_VEB        17
684 #define I40E_AQ_SW_ELEM_TYPE_PA         18
685 #define I40E_AQ_SW_ELEM_TYPE_VSI        19
686         u8      revision;
687 #define I40E_AQ_SW_ELEM_REV_1           1
688         __le16  seid;
689         __le16  uplink_seid;
690         __le16  downlink_seid;
691         u8      reserved[3];
692         u8      connection_type;
693 #define I40E_AQ_CONN_TYPE_REGULAR       0x1
694 #define I40E_AQ_CONN_TYPE_DEFAULT       0x2
695 #define I40E_AQ_CONN_TYPE_CASCADED      0x3
696         __le16  scheduler_id;
697         __le16  element_info;
698 };
699
700 I40E_CHECK_STRUCT_LEN(0x10, i40e_aqc_switch_config_element_resp);
701
702 /* Get Switch Configuration (indirect 0x0200)
703  *    an array of elements are returned in the response buffer
704  *    the first in the array is the header, remainder are elements
705  */
706 struct i40e_aqc_get_switch_config_resp {
707         struct i40e_aqc_get_switch_config_header_resp   header;
708         struct i40e_aqc_switch_config_element_resp      element[1];
709 };
710
711 I40E_CHECK_STRUCT_LEN(0x20, i40e_aqc_get_switch_config_resp);
712
713 /* Add Statistics (direct 0x0201)
714  * Remove Statistics (direct 0x0202)
715  */
716 struct i40e_aqc_add_remove_statistics {
717         __le16  seid;
718         __le16  vlan;
719         __le16  stat_index;
720         u8      reserved[10];
721 };
722
723 I40E_CHECK_CMD_LENGTH(i40e_aqc_add_remove_statistics);
724
725 /* Set Port Parameters command (direct 0x0203) */
726 struct i40e_aqc_set_port_parameters {
727         __le16  command_flags;
728 #define I40E_AQ_SET_P_PARAMS_SAVE_BAD_PACKETS   1
729 #define I40E_AQ_SET_P_PARAMS_PAD_SHORT_PACKETS  2 /* must set! */
730 #define I40E_AQ_SET_P_PARAMS_DOUBLE_VLAN_ENA    4
731         __le16  bad_frame_vsi;
732 #define I40E_AQ_SET_P_PARAMS_BFRAME_SEID_SHIFT  0x0
733 #define I40E_AQ_SET_P_PARAMS_BFRAME_SEID_MASK   0x3FF
734         __le16  default_seid;        /* reserved for command */
735         u8      reserved[10];
736 };
737
738 I40E_CHECK_CMD_LENGTH(i40e_aqc_set_port_parameters);
739
740 /* Get Switch Resource Allocation (indirect 0x0204) */
741 struct i40e_aqc_get_switch_resource_alloc {
742         u8      num_entries;         /* reserved for command */
743         u8      reserved[7];
744         __le32  addr_high;
745         __le32  addr_low;
746 };
747
748 I40E_CHECK_CMD_LENGTH(i40e_aqc_get_switch_resource_alloc);
749
750 /* expect an array of these structs in the response buffer */
751 struct i40e_aqc_switch_resource_alloc_element_resp {
752         u8      resource_type;
753 #define I40E_AQ_RESOURCE_TYPE_VEB               0x0
754 #define I40E_AQ_RESOURCE_TYPE_VSI               0x1
755 #define I40E_AQ_RESOURCE_TYPE_MACADDR           0x2
756 #define I40E_AQ_RESOURCE_TYPE_STAG              0x3
757 #define I40E_AQ_RESOURCE_TYPE_ETAG              0x4
758 #define I40E_AQ_RESOURCE_TYPE_MULTICAST_HASH    0x5
759 #define I40E_AQ_RESOURCE_TYPE_UNICAST_HASH      0x6
760 #define I40E_AQ_RESOURCE_TYPE_VLAN              0x7
761 #define I40E_AQ_RESOURCE_TYPE_VSI_LIST_ENTRY    0x8
762 #define I40E_AQ_RESOURCE_TYPE_ETAG_LIST_ENTRY   0x9
763 #define I40E_AQ_RESOURCE_TYPE_VLAN_STAT_POOL    0xA
764 #define I40E_AQ_RESOURCE_TYPE_MIRROR_RULE       0xB
765 #define I40E_AQ_RESOURCE_TYPE_QUEUE_SETS        0xC
766 #define I40E_AQ_RESOURCE_TYPE_VLAN_FILTERS      0xD
767 #define I40E_AQ_RESOURCE_TYPE_INNER_MAC_FILTERS 0xF
768 #define I40E_AQ_RESOURCE_TYPE_IP_FILTERS        0x10
769 #define I40E_AQ_RESOURCE_TYPE_GRE_VN_KEYS       0x11
770 #define I40E_AQ_RESOURCE_TYPE_VN2_KEYS          0x12
771 #define I40E_AQ_RESOURCE_TYPE_TUNNEL_PORTS      0x13
772         u8      reserved1;
773         __le16  guaranteed;
774         __le16  total;
775         __le16  used;
776         __le16  total_unalloced;
777         u8      reserved2[6];
778 };
779
780 I40E_CHECK_STRUCT_LEN(0x10, i40e_aqc_switch_resource_alloc_element_resp);
781
782 /* Set Switch Configuration (direct 0x0205) */
783 struct i40e_aqc_set_switch_config {
784         __le16  flags;
785 /* flags used for both fields below */
786 #define I40E_AQ_SET_SWITCH_CFG_PROMISC          0x0001
787 #define I40E_AQ_SET_SWITCH_CFG_L2_FILTER        0x0002
788 #define I40E_AQ_SET_SWITCH_CFG_HW_ATR_EVICT     0x0004
789         __le16  valid_flags;
790         u8      reserved[12];
791 };
792
793 I40E_CHECK_CMD_LENGTH(i40e_aqc_set_switch_config);
794
795 /* Read Receive control registers  (direct 0x0206)
796  * Write Receive control registers (direct 0x0207)
797  *     used for accessing Rx control registers that can be
798  *     slow and need special handling when under high Rx load
799  */
800 struct i40e_aqc_rx_ctl_reg_read_write {
801         __le32 reserved1;
802         __le32 address;
803         __le32 reserved2;
804         __le32 value;
805 };
806
807 I40E_CHECK_CMD_LENGTH(i40e_aqc_rx_ctl_reg_read_write);
808
809 /* Add VSI (indirect 0x0210)
810  *    this indirect command uses struct i40e_aqc_vsi_properties_data
811  *    as the indirect buffer (128 bytes)
812  *
813  * Update VSI (indirect 0x211)
814  *     uses the same data structure as Add VSI
815  *
816  * Get VSI (indirect 0x0212)
817  *     uses the same completion and data structure as Add VSI
818  */
819 struct i40e_aqc_add_get_update_vsi {
820         __le16  uplink_seid;
821         u8      connection_type;
822 #define I40E_AQ_VSI_CONN_TYPE_NORMAL    0x1
823 #define I40E_AQ_VSI_CONN_TYPE_DEFAULT   0x2
824 #define I40E_AQ_VSI_CONN_TYPE_CASCADED  0x3
825         u8      reserved1;
826         u8      vf_id;
827         u8      reserved2;
828         __le16  vsi_flags;
829 #define I40E_AQ_VSI_TYPE_SHIFT          0x0
830 #define I40E_AQ_VSI_TYPE_MASK           (0x3 << I40E_AQ_VSI_TYPE_SHIFT)
831 #define I40E_AQ_VSI_TYPE_VF             0x0
832 #define I40E_AQ_VSI_TYPE_VMDQ2          0x1
833 #define I40E_AQ_VSI_TYPE_PF             0x2
834 #define I40E_AQ_VSI_TYPE_EMP_MNG        0x3
835 #define I40E_AQ_VSI_FLAG_CASCADED_PV    0x4
836         __le32  addr_high;
837         __le32  addr_low;
838 };
839
840 I40E_CHECK_CMD_LENGTH(i40e_aqc_add_get_update_vsi);
841
842 struct i40e_aqc_add_get_update_vsi_completion {
843         __le16 seid;
844         __le16 vsi_number;
845         __le16 vsi_used;
846         __le16 vsi_free;
847         __le32 addr_high;
848         __le32 addr_low;
849 };
850
851 I40E_CHECK_CMD_LENGTH(i40e_aqc_add_get_update_vsi_completion);
852
853 struct i40e_aqc_vsi_properties_data {
854         /* first 96 byte are written by SW */
855         __le16  valid_sections;
856 #define I40E_AQ_VSI_PROP_SWITCH_VALID           0x0001
857 #define I40E_AQ_VSI_PROP_SECURITY_VALID         0x0002
858 #define I40E_AQ_VSI_PROP_VLAN_VALID             0x0004
859 #define I40E_AQ_VSI_PROP_CAS_PV_VALID           0x0008
860 #define I40E_AQ_VSI_PROP_INGRESS_UP_VALID       0x0010
861 #define I40E_AQ_VSI_PROP_EGRESS_UP_VALID        0x0020
862 #define I40E_AQ_VSI_PROP_QUEUE_MAP_VALID        0x0040
863 #define I40E_AQ_VSI_PROP_QUEUE_OPT_VALID        0x0080
864 #define I40E_AQ_VSI_PROP_OUTER_UP_VALID         0x0100
865 #define I40E_AQ_VSI_PROP_SCHED_VALID            0x0200
866         /* switch section */
867         __le16  switch_id; /* 12bit id combined with flags below */
868 #define I40E_AQ_VSI_SW_ID_SHIFT         0x0000
869 #define I40E_AQ_VSI_SW_ID_MASK          (0xFFF << I40E_AQ_VSI_SW_ID_SHIFT)
870 #define I40E_AQ_VSI_SW_ID_FLAG_NOT_STAG 0x1000
871 #define I40E_AQ_VSI_SW_ID_FLAG_ALLOW_LB 0x2000
872 #define I40E_AQ_VSI_SW_ID_FLAG_LOCAL_LB 0x4000
873         u8      sw_reserved[2];
874         /* security section */
875         u8      sec_flags;
876 #define I40E_AQ_VSI_SEC_FLAG_ALLOW_DEST_OVRD    0x01
877 #define I40E_AQ_VSI_SEC_FLAG_ENABLE_VLAN_CHK    0x02
878 #define I40E_AQ_VSI_SEC_FLAG_ENABLE_MAC_CHK     0x04
879         u8      sec_reserved;
880         /* VLAN section */
881         __le16  pvid; /* VLANS include priority bits */
882         __le16  fcoe_pvid;
883         u8      port_vlan_flags;
884 #define I40E_AQ_VSI_PVLAN_MODE_SHIFT    0x00
885 #define I40E_AQ_VSI_PVLAN_MODE_MASK     (0x03 << \
886                                          I40E_AQ_VSI_PVLAN_MODE_SHIFT)
887 #define I40E_AQ_VSI_PVLAN_MODE_TAGGED   0x01
888 #define I40E_AQ_VSI_PVLAN_MODE_UNTAGGED 0x02
889 #define I40E_AQ_VSI_PVLAN_MODE_ALL      0x03
890 #define I40E_AQ_VSI_PVLAN_INSERT_PVID   0x04
891 #define I40E_AQ_VSI_PVLAN_EMOD_SHIFT    0x03
892 #define I40E_AQ_VSI_PVLAN_EMOD_MASK     (0x3 << \
893                                          I40E_AQ_VSI_PVLAN_EMOD_SHIFT)
894 #define I40E_AQ_VSI_PVLAN_EMOD_STR_BOTH 0x0
895 #define I40E_AQ_VSI_PVLAN_EMOD_STR_UP   0x08
896 #define I40E_AQ_VSI_PVLAN_EMOD_STR      0x10
897 #define I40E_AQ_VSI_PVLAN_EMOD_NOTHING  0x18
898         u8      pvlan_reserved[3];
899         /* ingress egress up sections */
900         __le32  ingress_table; /* bitmap, 3 bits per up */
901 #define I40E_AQ_VSI_UP_TABLE_UP0_SHIFT  0
902 #define I40E_AQ_VSI_UP_TABLE_UP0_MASK   (0x7 << \
903                                          I40E_AQ_VSI_UP_TABLE_UP0_SHIFT)
904 #define I40E_AQ_VSI_UP_TABLE_UP1_SHIFT  3
905 #define I40E_AQ_VSI_UP_TABLE_UP1_MASK   (0x7 << \
906                                          I40E_AQ_VSI_UP_TABLE_UP1_SHIFT)
907 #define I40E_AQ_VSI_UP_TABLE_UP2_SHIFT  6
908 #define I40E_AQ_VSI_UP_TABLE_UP2_MASK   (0x7 << \
909                                          I40E_AQ_VSI_UP_TABLE_UP2_SHIFT)
910 #define I40E_AQ_VSI_UP_TABLE_UP3_SHIFT  9
911 #define I40E_AQ_VSI_UP_TABLE_UP3_MASK   (0x7 << \
912                                          I40E_AQ_VSI_UP_TABLE_UP3_SHIFT)
913 #define I40E_AQ_VSI_UP_TABLE_UP4_SHIFT  12
914 #define I40E_AQ_VSI_UP_TABLE_UP4_MASK   (0x7 << \
915                                          I40E_AQ_VSI_UP_TABLE_UP4_SHIFT)
916 #define I40E_AQ_VSI_UP_TABLE_UP5_SHIFT  15
917 #define I40E_AQ_VSI_UP_TABLE_UP5_MASK   (0x7 << \
918                                          I40E_AQ_VSI_UP_TABLE_UP5_SHIFT)
919 #define I40E_AQ_VSI_UP_TABLE_UP6_SHIFT  18
920 #define I40E_AQ_VSI_UP_TABLE_UP6_MASK   (0x7 << \
921                                          I40E_AQ_VSI_UP_TABLE_UP6_SHIFT)
922 #define I40E_AQ_VSI_UP_TABLE_UP7_SHIFT  21
923 #define I40E_AQ_VSI_UP_TABLE_UP7_MASK   (0x7 << \
924                                          I40E_AQ_VSI_UP_TABLE_UP7_SHIFT)
925         __le32  egress_table;   /* same defines as for ingress table */
926         /* cascaded PV section */
927         __le16  cas_pv_tag;
928         u8      cas_pv_flags;
929 #define I40E_AQ_VSI_CAS_PV_TAGX_SHIFT           0x00
930 #define I40E_AQ_VSI_CAS_PV_TAGX_MASK            (0x03 << \
931                                                  I40E_AQ_VSI_CAS_PV_TAGX_SHIFT)
932 #define I40E_AQ_VSI_CAS_PV_TAGX_LEAVE           0x00
933 #define I40E_AQ_VSI_CAS_PV_TAGX_REMOVE          0x01
934 #define I40E_AQ_VSI_CAS_PV_TAGX_COPY            0x02
935 #define I40E_AQ_VSI_CAS_PV_INSERT_TAG           0x10
936 #define I40E_AQ_VSI_CAS_PV_ETAG_PRUNE           0x20
937 #define I40E_AQ_VSI_CAS_PV_ACCEPT_HOST_TAG      0x40
938         u8      cas_pv_reserved;
939         /* queue mapping section */
940         __le16  mapping_flags;
941 #define I40E_AQ_VSI_QUE_MAP_CONTIG      0x0
942 #define I40E_AQ_VSI_QUE_MAP_NONCONTIG   0x1
943         __le16  queue_mapping[16];
944 #define I40E_AQ_VSI_QUEUE_SHIFT         0x0
945 #define I40E_AQ_VSI_QUEUE_MASK          (0x7FF << I40E_AQ_VSI_QUEUE_SHIFT)
946         __le16  tc_mapping[8];
947 #define I40E_AQ_VSI_TC_QUE_OFFSET_SHIFT 0
948 #define I40E_AQ_VSI_TC_QUE_OFFSET_MASK  (0x1FF << \
949                                          I40E_AQ_VSI_TC_QUE_OFFSET_SHIFT)
950 #define I40E_AQ_VSI_TC_QUE_NUMBER_SHIFT 9
951 #define I40E_AQ_VSI_TC_QUE_NUMBER_MASK  (0x7 << \
952                                          I40E_AQ_VSI_TC_QUE_NUMBER_SHIFT)
953         /* queueing option section */
954         u8      queueing_opt_flags;
955 #define I40E_AQ_VSI_QUE_OPT_MULTICAST_UDP_ENA   0x04
956 #define I40E_AQ_VSI_QUE_OPT_UNICAST_UDP_ENA     0x08
957 #define I40E_AQ_VSI_QUE_OPT_TCP_ENA     0x10
958 #define I40E_AQ_VSI_QUE_OPT_FCOE_ENA    0x20
959 #define I40E_AQ_VSI_QUE_OPT_RSS_LUT_PF  0x00
960 #define I40E_AQ_VSI_QUE_OPT_RSS_LUT_VSI 0x40
961         u8      queueing_opt_reserved[3];
962         /* scheduler section */
963         u8      up_enable_bits;
964         u8      sched_reserved;
965         /* outer up section */
966         __le32  outer_up_table; /* same structure and defines as ingress tbl */
967         u8      cmd_reserved[8];
968         /* last 32 bytes are written by FW */
969         __le16  qs_handle[8];
970 #define I40E_AQ_VSI_QS_HANDLE_INVALID   0xFFFF
971         __le16  stat_counter_idx;
972         __le16  sched_id;
973         u8      resp_reserved[12];
974 };
975
976 I40E_CHECK_STRUCT_LEN(128, i40e_aqc_vsi_properties_data);
977
978 /* Add Port Virtualizer (direct 0x0220)
979  * also used for update PV (direct 0x0221) but only flags are used
980  * (IS_CTRL_PORT only works on add PV)
981  */
982 struct i40e_aqc_add_update_pv {
983         __le16  command_flags;
984 #define I40E_AQC_PV_FLAG_PV_TYPE                0x1
985 #define I40E_AQC_PV_FLAG_FWD_UNKNOWN_STAG_EN    0x2
986 #define I40E_AQC_PV_FLAG_FWD_UNKNOWN_ETAG_EN    0x4
987 #define I40E_AQC_PV_FLAG_IS_CTRL_PORT           0x8
988         __le16  uplink_seid;
989         __le16  connected_seid;
990         u8      reserved[10];
991 };
992
993 I40E_CHECK_CMD_LENGTH(i40e_aqc_add_update_pv);
994
995 struct i40e_aqc_add_update_pv_completion {
996         /* reserved for update; for add also encodes error if rc == ENOSPC */
997         __le16  pv_seid;
998 #define I40E_AQC_PV_ERR_FLAG_NO_PV      0x1
999 #define I40E_AQC_PV_ERR_FLAG_NO_SCHED   0x2
1000 #define I40E_AQC_PV_ERR_FLAG_NO_COUNTER 0x4
1001 #define I40E_AQC_PV_ERR_FLAG_NO_ENTRY   0x8
1002         u8      reserved[14];
1003 };
1004
1005 I40E_CHECK_CMD_LENGTH(i40e_aqc_add_update_pv_completion);
1006
1007 /* Get PV Params (direct 0x0222)
1008  * uses i40e_aqc_switch_seid for the descriptor
1009  */
1010
1011 struct i40e_aqc_get_pv_params_completion {
1012         __le16  seid;
1013         __le16  default_stag;
1014         __le16  pv_flags; /* same flags as add_pv */
1015 #define I40E_AQC_GET_PV_PV_TYPE                 0x1
1016 #define I40E_AQC_GET_PV_FRWD_UNKNOWN_STAG       0x2
1017 #define I40E_AQC_GET_PV_FRWD_UNKNOWN_ETAG       0x4
1018         u8      reserved[8];
1019         __le16  default_port_seid;
1020 };
1021
1022 I40E_CHECK_CMD_LENGTH(i40e_aqc_get_pv_params_completion);
1023
1024 /* Add VEB (direct 0x0230) */
1025 struct i40e_aqc_add_veb {
1026         __le16  uplink_seid;
1027         __le16  downlink_seid;
1028         __le16  veb_flags;
1029 #define I40E_AQC_ADD_VEB_FLOATING               0x1
1030 #define I40E_AQC_ADD_VEB_PORT_TYPE_SHIFT        1
1031 #define I40E_AQC_ADD_VEB_PORT_TYPE_MASK         (0x3 << \
1032                                         I40E_AQC_ADD_VEB_PORT_TYPE_SHIFT)
1033 #define I40E_AQC_ADD_VEB_PORT_TYPE_DEFAULT      0x2
1034 #define I40E_AQC_ADD_VEB_PORT_TYPE_DATA         0x4
1035 #define I40E_AQC_ADD_VEB_ENABLE_L2_FILTER       0x8     /* deprecated */
1036 #define I40E_AQC_ADD_VEB_ENABLE_DISABLE_STATS   0x10
1037         u8      enable_tcs;
1038         u8      reserved[9];
1039 };
1040
1041 I40E_CHECK_CMD_LENGTH(i40e_aqc_add_veb);
1042
1043 struct i40e_aqc_add_veb_completion {
1044         u8      reserved[6];
1045         __le16  switch_seid;
1046         /* also encodes error if rc == ENOSPC; codes are the same as add_pv */
1047         __le16  veb_seid;
1048 #define I40E_AQC_VEB_ERR_FLAG_NO_VEB            0x1
1049 #define I40E_AQC_VEB_ERR_FLAG_NO_SCHED          0x2
1050 #define I40E_AQC_VEB_ERR_FLAG_NO_COUNTER        0x4
1051 #define I40E_AQC_VEB_ERR_FLAG_NO_ENTRY          0x8
1052         __le16  statistic_index;
1053         __le16  vebs_used;
1054         __le16  vebs_free;
1055 };
1056
1057 I40E_CHECK_CMD_LENGTH(i40e_aqc_add_veb_completion);
1058
1059 /* Get VEB Parameters (direct 0x0232)
1060  * uses i40e_aqc_switch_seid for the descriptor
1061  */
1062 struct i40e_aqc_get_veb_parameters_completion {
1063         __le16  seid;
1064         __le16  switch_id;
1065         __le16  veb_flags; /* only the first/last flags from 0x0230 is valid */
1066         __le16  statistic_index;
1067         __le16  vebs_used;
1068         __le16  vebs_free;
1069         u8      reserved[4];
1070 };
1071
1072 I40E_CHECK_CMD_LENGTH(i40e_aqc_get_veb_parameters_completion);
1073
1074 /* Delete Element (direct 0x0243)
1075  * uses the generic i40e_aqc_switch_seid
1076  */
1077
1078 /* Add MAC-VLAN (indirect 0x0250) */
1079
1080 /* used for the command for most vlan commands */
1081 struct i40e_aqc_macvlan {
1082         __le16  num_addresses;
1083         __le16  seid[3];
1084 #define I40E_AQC_MACVLAN_CMD_SEID_NUM_SHIFT     0
1085 #define I40E_AQC_MACVLAN_CMD_SEID_NUM_MASK      (0x3FF << \
1086                                         I40E_AQC_MACVLAN_CMD_SEID_NUM_SHIFT)
1087 #define I40E_AQC_MACVLAN_CMD_SEID_VALID         0x8000
1088         __le32  addr_high;
1089         __le32  addr_low;
1090 };
1091
1092 I40E_CHECK_CMD_LENGTH(i40e_aqc_macvlan);
1093
1094 /* indirect data for command and response */
1095 struct i40e_aqc_add_macvlan_element_data {
1096         u8      mac_addr[6];
1097         __le16  vlan_tag;
1098         __le16  flags;
1099 #define I40E_AQC_MACVLAN_ADD_PERFECT_MATCH      0x0001
1100 #define I40E_AQC_MACVLAN_ADD_HASH_MATCH         0x0002
1101 #define I40E_AQC_MACVLAN_ADD_IGNORE_VLAN        0x0004
1102 #define I40E_AQC_MACVLAN_ADD_TO_QUEUE           0x0008
1103 #define I40E_AQC_MACVLAN_ADD_USE_SHARED_MAC     0x0010
1104         __le16  queue_number;
1105 #define I40E_AQC_MACVLAN_CMD_QUEUE_SHIFT        0
1106 #define I40E_AQC_MACVLAN_CMD_QUEUE_MASK         (0x7FF << \
1107                                         I40E_AQC_MACVLAN_CMD_SEID_NUM_SHIFT)
1108         /* response section */
1109         u8      match_method;
1110 #define I40E_AQC_MM_PERFECT_MATCH       0x01
1111 #define I40E_AQC_MM_HASH_MATCH          0x02
1112 #define I40E_AQC_MM_ERR_NO_RES          0xFF
1113         u8      reserved1[3];
1114 };
1115
1116 struct i40e_aqc_add_remove_macvlan_completion {
1117         __le16 perfect_mac_used;
1118         __le16 perfect_mac_free;
1119         __le16 unicast_hash_free;
1120         __le16 multicast_hash_free;
1121         __le32 addr_high;
1122         __le32 addr_low;
1123 };
1124
1125 I40E_CHECK_CMD_LENGTH(i40e_aqc_add_remove_macvlan_completion);
1126
1127 /* Remove MAC-VLAN (indirect 0x0251)
1128  * uses i40e_aqc_macvlan for the descriptor
1129  * data points to an array of num_addresses of elements
1130  */
1131
1132 struct i40e_aqc_remove_macvlan_element_data {
1133         u8      mac_addr[6];
1134         __le16  vlan_tag;
1135         u8      flags;
1136 #define I40E_AQC_MACVLAN_DEL_PERFECT_MATCH      0x01
1137 #define I40E_AQC_MACVLAN_DEL_HASH_MATCH         0x02
1138 #define I40E_AQC_MACVLAN_DEL_IGNORE_VLAN        0x08
1139 #define I40E_AQC_MACVLAN_DEL_ALL_VSIS           0x10
1140         u8      reserved[3];
1141         /* reply section */
1142         u8      error_code;
1143 #define I40E_AQC_REMOVE_MACVLAN_SUCCESS         0x0
1144 #define I40E_AQC_REMOVE_MACVLAN_FAIL            0xFF
1145         u8      reply_reserved[3];
1146 };
1147
1148 /* Add VLAN (indirect 0x0252)
1149  * Remove VLAN (indirect 0x0253)
1150  * use the generic i40e_aqc_macvlan for the command
1151  */
1152 struct i40e_aqc_add_remove_vlan_element_data {
1153         __le16  vlan_tag;
1154         u8      vlan_flags;
1155 /* flags for add VLAN */
1156 #define I40E_AQC_ADD_VLAN_LOCAL                 0x1
1157 #define I40E_AQC_ADD_PVLAN_TYPE_SHIFT           1
1158 #define I40E_AQC_ADD_PVLAN_TYPE_MASK    (0x3 << I40E_AQC_ADD_PVLAN_TYPE_SHIFT)
1159 #define I40E_AQC_ADD_PVLAN_TYPE_REGULAR         0x0
1160 #define I40E_AQC_ADD_PVLAN_TYPE_PRIMARY         0x2
1161 #define I40E_AQC_ADD_PVLAN_TYPE_SECONDARY       0x4
1162 #define I40E_AQC_VLAN_PTYPE_SHIFT               3
1163 #define I40E_AQC_VLAN_PTYPE_MASK        (0x3 << I40E_AQC_VLAN_PTYPE_SHIFT)
1164 #define I40E_AQC_VLAN_PTYPE_REGULAR_VSI         0x0
1165 #define I40E_AQC_VLAN_PTYPE_PROMISC_VSI         0x8
1166 #define I40E_AQC_VLAN_PTYPE_COMMUNITY_VSI       0x10
1167 #define I40E_AQC_VLAN_PTYPE_ISOLATED_VSI        0x18
1168 /* flags for remove VLAN */
1169 #define I40E_AQC_REMOVE_VLAN_ALL        0x1
1170         u8      reserved;
1171         u8      result;
1172 /* flags for add VLAN */
1173 #define I40E_AQC_ADD_VLAN_SUCCESS       0x0
1174 #define I40E_AQC_ADD_VLAN_FAIL_REQUEST  0xFE
1175 #define I40E_AQC_ADD_VLAN_FAIL_RESOURCE 0xFF
1176 /* flags for remove VLAN */
1177 #define I40E_AQC_REMOVE_VLAN_SUCCESS    0x0
1178 #define I40E_AQC_REMOVE_VLAN_FAIL       0xFF
1179         u8      reserved1[3];
1180 };
1181
1182 struct i40e_aqc_add_remove_vlan_completion {
1183         u8      reserved[4];
1184         __le16  vlans_used;
1185         __le16  vlans_free;
1186         __le32  addr_high;
1187         __le32  addr_low;
1188 };
1189
1190 /* Set VSI Promiscuous Modes (direct 0x0254) */
1191 struct i40e_aqc_set_vsi_promiscuous_modes {
1192         __le16  promiscuous_flags;
1193         __le16  valid_flags;
1194 /* flags used for both fields above */
1195 #define I40E_AQC_SET_VSI_PROMISC_UNICAST        0x01
1196 #define I40E_AQC_SET_VSI_PROMISC_MULTICAST      0x02
1197 #define I40E_AQC_SET_VSI_PROMISC_BROADCAST      0x04
1198 #define I40E_AQC_SET_VSI_DEFAULT                0x08
1199 #define I40E_AQC_SET_VSI_PROMISC_VLAN           0x10
1200 #define I40E_AQC_SET_VSI_PROMISC_TX             0x8000
1201         __le16  seid;
1202 #define I40E_AQC_VSI_PROM_CMD_SEID_MASK         0x3FF
1203         __le16  vlan_tag;
1204 #define I40E_AQC_SET_VSI_VLAN_MASK              0x0FFF
1205 #define I40E_AQC_SET_VSI_VLAN_VALID             0x8000
1206         u8      reserved[8];
1207 };
1208
1209 I40E_CHECK_CMD_LENGTH(i40e_aqc_set_vsi_promiscuous_modes);
1210
1211 /* Add S/E-tag command (direct 0x0255)
1212  * Uses generic i40e_aqc_add_remove_tag_completion for completion
1213  */
1214 struct i40e_aqc_add_tag {
1215         __le16  flags;
1216 #define I40E_AQC_ADD_TAG_FLAG_TO_QUEUE          0x0001
1217         __le16  seid;
1218 #define I40E_AQC_ADD_TAG_CMD_SEID_NUM_SHIFT     0
1219 #define I40E_AQC_ADD_TAG_CMD_SEID_NUM_MASK      (0x3FF << \
1220                                         I40E_AQC_ADD_TAG_CMD_SEID_NUM_SHIFT)
1221         __le16  tag;
1222         __le16  queue_number;
1223         u8      reserved[8];
1224 };
1225
1226 I40E_CHECK_CMD_LENGTH(i40e_aqc_add_tag);
1227
1228 struct i40e_aqc_add_remove_tag_completion {
1229         u8      reserved[12];
1230         __le16  tags_used;
1231         __le16  tags_free;
1232 };
1233
1234 I40E_CHECK_CMD_LENGTH(i40e_aqc_add_remove_tag_completion);
1235
1236 /* Remove S/E-tag command (direct 0x0256)
1237  * Uses generic i40e_aqc_add_remove_tag_completion for completion
1238  */
1239 struct i40e_aqc_remove_tag {
1240         __le16  seid;
1241 #define I40E_AQC_REMOVE_TAG_CMD_SEID_NUM_SHIFT  0
1242 #define I40E_AQC_REMOVE_TAG_CMD_SEID_NUM_MASK   (0x3FF << \
1243                                         I40E_AQC_REMOVE_TAG_CMD_SEID_NUM_SHIFT)
1244         __le16  tag;
1245         u8      reserved[12];
1246 };
1247
1248 I40E_CHECK_CMD_LENGTH(i40e_aqc_remove_tag);
1249
1250 /* Add multicast E-Tag (direct 0x0257)
1251  * del multicast E-Tag (direct 0x0258) only uses pv_seid and etag fields
1252  * and no external data
1253  */
1254 struct i40e_aqc_add_remove_mcast_etag {
1255         __le16  pv_seid;
1256         __le16  etag;
1257         u8      num_unicast_etags;
1258         u8      reserved[3];
1259         __le32  addr_high;          /* address of array of 2-byte s-tags */
1260         __le32  addr_low;
1261 };
1262
1263 I40E_CHECK_CMD_LENGTH(i40e_aqc_add_remove_mcast_etag);
1264
1265 struct i40e_aqc_add_remove_mcast_etag_completion {
1266         u8      reserved[4];
1267         __le16  mcast_etags_used;
1268         __le16  mcast_etags_free;
1269         __le32  addr_high;
1270         __le32  addr_low;
1271
1272 };
1273
1274 I40E_CHECK_CMD_LENGTH(i40e_aqc_add_remove_mcast_etag_completion);
1275
1276 /* Update S/E-Tag (direct 0x0259) */
1277 struct i40e_aqc_update_tag {
1278         __le16  seid;
1279 #define I40E_AQC_UPDATE_TAG_CMD_SEID_NUM_SHIFT  0
1280 #define I40E_AQC_UPDATE_TAG_CMD_SEID_NUM_MASK   (0x3FF << \
1281                                         I40E_AQC_UPDATE_TAG_CMD_SEID_NUM_SHIFT)
1282         __le16  old_tag;
1283         __le16  new_tag;
1284         u8      reserved[10];
1285 };
1286
1287 I40E_CHECK_CMD_LENGTH(i40e_aqc_update_tag);
1288
1289 struct i40e_aqc_update_tag_completion {
1290         u8      reserved[12];
1291         __le16  tags_used;
1292         __le16  tags_free;
1293 };
1294
1295 I40E_CHECK_CMD_LENGTH(i40e_aqc_update_tag_completion);
1296
1297 /* Add Control Packet filter (direct 0x025A)
1298  * Remove Control Packet filter (direct 0x025B)
1299  * uses the i40e_aqc_add_oveb_cloud,
1300  * and the generic direct completion structure
1301  */
1302 struct i40e_aqc_add_remove_control_packet_filter {
1303         u8      mac[6];
1304         __le16  etype;
1305         __le16  flags;
1306 #define I40E_AQC_ADD_CONTROL_PACKET_FLAGS_IGNORE_MAC    0x0001
1307 #define I40E_AQC_ADD_CONTROL_PACKET_FLAGS_DROP          0x0002
1308 #define I40E_AQC_ADD_CONTROL_PACKET_FLAGS_TO_QUEUE      0x0004
1309 #define I40E_AQC_ADD_CONTROL_PACKET_FLAGS_TX            0x0008
1310 #define I40E_AQC_ADD_CONTROL_PACKET_FLAGS_RX            0x0000
1311         __le16  seid;
1312 #define I40E_AQC_ADD_CONTROL_PACKET_CMD_SEID_NUM_SHIFT  0
1313 #define I40E_AQC_ADD_CONTROL_PACKET_CMD_SEID_NUM_MASK   (0x3FF << \
1314                                 I40E_AQC_ADD_CONTROL_PACKET_CMD_SEID_NUM_SHIFT)
1315         __le16  queue;
1316         u8      reserved[2];
1317 };
1318
1319 I40E_CHECK_CMD_LENGTH(i40e_aqc_add_remove_control_packet_filter);
1320
1321 struct i40e_aqc_add_remove_control_packet_filter_completion {
1322         __le16  mac_etype_used;
1323         __le16  etype_used;
1324         __le16  mac_etype_free;
1325         __le16  etype_free;
1326         u8      reserved[8];
1327 };
1328
1329 I40E_CHECK_CMD_LENGTH(i40e_aqc_add_remove_control_packet_filter_completion);
1330
1331 /* Add Cloud filters (indirect 0x025C)
1332  * Remove Cloud filters (indirect 0x025D)
1333  * uses the i40e_aqc_add_remove_cloud_filters,
1334  * and the generic indirect completion structure
1335  */
1336 struct i40e_aqc_add_remove_cloud_filters {
1337         u8      num_filters;
1338         u8      reserved;
1339         __le16  seid;
1340 #define I40E_AQC_ADD_CLOUD_CMD_SEID_NUM_SHIFT   0
1341 #define I40E_AQC_ADD_CLOUD_CMD_SEID_NUM_MASK    (0x3FF << \
1342                                         I40E_AQC_ADD_CLOUD_CMD_SEID_NUM_SHIFT)
1343         u8      big_buffer_flag;
1344 #define I40E_AQC_ADD_REM_CLOUD_CMD_BIG_BUFFER   1
1345         u8      reserved2[3];
1346         __le32  addr_high;
1347         __le32  addr_low;
1348 };
1349
1350 I40E_CHECK_CMD_LENGTH(i40e_aqc_add_remove_cloud_filters);
1351
1352 struct i40e_aqc_add_remove_cloud_filters_element_data {
1353         u8      outer_mac[6];
1354         u8      inner_mac[6];
1355         __le16  inner_vlan;
1356         union {
1357                 struct {
1358                         u8 reserved[12];
1359                         u8 data[4];
1360                 } v4;
1361                 struct {
1362                         u8 data[16];
1363                 } v6;
1364         } ipaddr;
1365         __le16  flags;
1366 #define I40E_AQC_ADD_CLOUD_FILTER_SHIFT                 0
1367 #define I40E_AQC_ADD_CLOUD_FILTER_MASK  (0x3F << \
1368                                         I40E_AQC_ADD_CLOUD_FILTER_SHIFT)
1369 /* 0x0000 reserved */
1370 #define I40E_AQC_ADD_CLOUD_FILTER_OIP                   0x0001
1371 /* 0x0002 reserved */
1372 #define I40E_AQC_ADD_CLOUD_FILTER_IMAC_IVLAN            0x0003
1373 #define I40E_AQC_ADD_CLOUD_FILTER_IMAC_IVLAN_TEN_ID     0x0004
1374 /* 0x0005 reserved */
1375 #define I40E_AQC_ADD_CLOUD_FILTER_IMAC_TEN_ID           0x0006
1376 /* 0x0007 reserved */
1377 /* 0x0008 reserved */
1378 #define I40E_AQC_ADD_CLOUD_FILTER_OMAC                  0x0009
1379 #define I40E_AQC_ADD_CLOUD_FILTER_IMAC                  0x000A
1380 #define I40E_AQC_ADD_CLOUD_FILTER_OMAC_TEN_ID_IMAC      0x000B
1381 #define I40E_AQC_ADD_CLOUD_FILTER_IIP                   0x000C
1382 /* 0x0010 to 0x0017 is for custom filters */
1383
1384 #define I40E_AQC_ADD_CLOUD_FLAGS_TO_QUEUE               0x0080
1385 #define I40E_AQC_ADD_CLOUD_VNK_SHIFT                    6
1386 #define I40E_AQC_ADD_CLOUD_VNK_MASK                     0x00C0
1387 #define I40E_AQC_ADD_CLOUD_FLAGS_IPV4                   0
1388 #define I40E_AQC_ADD_CLOUD_FLAGS_IPV6                   0x0100
1389
1390 #define I40E_AQC_ADD_CLOUD_TNL_TYPE_SHIFT               9
1391 #define I40E_AQC_ADD_CLOUD_TNL_TYPE_MASK                0x1E00
1392 #define I40E_AQC_ADD_CLOUD_TNL_TYPE_VXLAN               0
1393 #define I40E_AQC_ADD_CLOUD_TNL_TYPE_NVGRE_OMAC          1
1394 #define I40E_AQC_ADD_CLOUD_TNL_TYPE_GENEVE              2
1395 #define I40E_AQC_ADD_CLOUD_TNL_TYPE_IP                  3
1396 #define I40E_AQC_ADD_CLOUD_TNL_TYPE_RESERVED            4
1397 #define I40E_AQC_ADD_CLOUD_TNL_TYPE_VXLAN_GPE           5
1398
1399 #define I40E_AQC_ADD_CLOUD_FLAGS_SHARED_OUTER_MAC       0x2000
1400 #define I40E_AQC_ADD_CLOUD_FLAGS_SHARED_INNER_MAC       0x4000
1401 #define I40E_AQC_ADD_CLOUD_FLAGS_SHARED_OUTER_IP        0x8000
1402
1403         __le32  tenant_id;
1404         u8      reserved[4];
1405         __le16  queue_number;
1406 #define I40E_AQC_ADD_CLOUD_QUEUE_SHIFT          0
1407 #define I40E_AQC_ADD_CLOUD_QUEUE_MASK           (0x7FF << \
1408                                                  I40E_AQC_ADD_CLOUD_QUEUE_SHIFT)
1409         u8      reserved2[14];
1410         /* response section */
1411         u8      allocation_result;
1412 #define I40E_AQC_ADD_CLOUD_FILTER_SUCCESS       0x0
1413 #define I40E_AQC_ADD_CLOUD_FILTER_FAIL          0xFF
1414         u8      response_reserved[7];
1415 };
1416
1417 /* i40e_aqc_add_rm_cloud_filt_elem_ext is used when
1418  * I40E_AQC_ADD_REM_CLOUD_CMD_BIG_BUFFER flag is set. refer to
1419  * DCR288
1420  */
1421 struct i40e_aqc_add_rm_cloud_filt_elem_ext {
1422         struct i40e_aqc_add_remove_cloud_filters_element_data element;
1423         u16     general_fields[32];
1424 #define I40E_AQC_ADD_CLOUD_FV_FLU_0X10_WORD0    0
1425 #define I40E_AQC_ADD_CLOUD_FV_FLU_0X10_WORD1    1
1426 #define I40E_AQC_ADD_CLOUD_FV_FLU_0X10_WORD2    2
1427 #define I40E_AQC_ADD_CLOUD_FV_FLU_0X11_WORD0    3
1428 #define I40E_AQC_ADD_CLOUD_FV_FLU_0X11_WORD1    4
1429 #define I40E_AQC_ADD_CLOUD_FV_FLU_0X11_WORD2    5
1430 #define I40E_AQC_ADD_CLOUD_FV_FLU_0X12_WORD0    6
1431 #define I40E_AQC_ADD_CLOUD_FV_FLU_0X12_WORD1    7
1432 #define I40E_AQC_ADD_CLOUD_FV_FLU_0X12_WORD2    8
1433 #define I40E_AQC_ADD_CLOUD_FV_FLU_0X13_WORD0    9
1434 #define I40E_AQC_ADD_CLOUD_FV_FLU_0X13_WORD1    10
1435 #define I40E_AQC_ADD_CLOUD_FV_FLU_0X13_WORD2    11
1436 #define I40E_AQC_ADD_CLOUD_FV_FLU_0X14_WORD0    12
1437 #define I40E_AQC_ADD_CLOUD_FV_FLU_0X14_WORD1    13
1438 #define I40E_AQC_ADD_CLOUD_FV_FLU_0X14_WORD2    14
1439 #define I40E_AQC_ADD_CLOUD_FV_FLU_0X16_WORD0    15
1440 #define I40E_AQC_ADD_CLOUD_FV_FLU_0X16_WORD1    16
1441 #define I40E_AQC_ADD_CLOUD_FV_FLU_0X16_WORD2    17
1442 #define I40E_AQC_ADD_CLOUD_FV_FLU_0X16_WORD3    18
1443 #define I40E_AQC_ADD_CLOUD_FV_FLU_0X16_WORD4    19
1444 #define I40E_AQC_ADD_CLOUD_FV_FLU_0X16_WORD5    20
1445 #define I40E_AQC_ADD_CLOUD_FV_FLU_0X16_WORD6    21
1446 #define I40E_AQC_ADD_CLOUD_FV_FLU_0X16_WORD7    22
1447 #define I40E_AQC_ADD_CLOUD_FV_FLU_0X17_WORD0    23
1448 #define I40E_AQC_ADD_CLOUD_FV_FLU_0X17_WORD1    24
1449 #define I40E_AQC_ADD_CLOUD_FV_FLU_0X17_WORD2    25
1450 #define I40E_AQC_ADD_CLOUD_FV_FLU_0X17_WORD3    26
1451 #define I40E_AQC_ADD_CLOUD_FV_FLU_0X17_WORD4    27
1452 #define I40E_AQC_ADD_CLOUD_FV_FLU_0X17_WORD5    28
1453 #define I40E_AQC_ADD_CLOUD_FV_FLU_0X17_WORD6    29
1454 #define I40E_AQC_ADD_CLOUD_FV_FLU_0X17_WORD7    30
1455 };
1456
1457 struct i40e_aqc_remove_cloud_filters_completion {
1458         __le16 perfect_ovlan_used;
1459         __le16 perfect_ovlan_free;
1460         __le16 vlan_used;
1461         __le16 vlan_free;
1462         __le32 addr_high;
1463         __le32 addr_low;
1464 };
1465
1466 I40E_CHECK_CMD_LENGTH(i40e_aqc_remove_cloud_filters_completion);
1467
1468 /* Replace filter Command 0x025F
1469  * uses the i40e_aqc_replace_cloud_filters,
1470  * and the generic indirect completion structure
1471  */
1472 struct i40e_filter_data {
1473         u8 filter_type;
1474         u8 input[3];
1475 };
1476
1477 struct i40e_aqc_replace_cloud_filters_cmd {
1478         u8      valid_flags;
1479 #define I40E_AQC_REPLACE_L1_FILTER              0x0
1480 #define I40E_AQC_REPLACE_CLOUD_FILTER           0x1
1481 #define I40E_AQC_GET_CLOUD_FILTERS              0x2
1482 #define I40E_AQC_MIRROR_CLOUD_FILTER            0x4
1483 #define I40E_AQC_HIGH_PRIORITY_CLOUD_FILTER     0x8
1484         u8      old_filter_type;
1485         u8      new_filter_type;
1486         u8      tr_bit;
1487         u8      reserved[4];
1488         __le32 addr_high;
1489         __le32 addr_low;
1490 };
1491
1492 struct i40e_aqc_replace_cloud_filters_cmd_buf {
1493         u8      data[32];
1494 /* Filter type INPUT codes*/
1495 #define I40E_AQC_REPLACE_CLOUD_CMD_INPUT_ENTRIES_MAX    3
1496 #define I40E_AQC_REPLACE_CLOUD_CMD_INPUT_VALIDATED      (1 << 7UL)
1497
1498 /* Field Vector offsets */
1499 #define I40E_AQC_REPLACE_CLOUD_CMD_INPUT_FV_MAC_DA              0
1500 #define I40E_AQC_REPLACE_CLOUD_CMD_INPUT_FV_STAG_ETH            6
1501 #define I40E_AQC_REPLACE_CLOUD_CMD_INPUT_FV_STAG                7
1502 #define I40E_AQC_REPLACE_CLOUD_CMD_INPUT_FV_VLAN                8
1503 #define I40E_AQC_REPLACE_CLOUD_CMD_INPUT_FV_STAG_OVLAN          9
1504 #define I40E_AQC_REPLACE_CLOUD_CMD_INPUT_FV_STAG_IVLAN          10
1505 #define I40E_AQC_REPLACE_CLOUD_CMD_INPUT_FV_TUNNLE_KEY          11
1506 #define I40E_AQC_REPLACE_CLOUD_CMD_INPUT_FV_IMAC                12
1507 /* big FLU */
1508 #define I40E_AQC_REPLACE_CLOUD_CMD_INPUT_FV_IP_DA               14
1509 /* big FLU */
1510 #define I40E_AQC_REPLACE_CLOUD_CMD_INPUT_FV_OIP_DA              15
1511
1512 #define I40E_AQC_REPLACE_CLOUD_CMD_INPUT_FV_INNER_VLAN          37
1513         struct i40e_filter_data filters[8];
1514 };
1515
1516 /* Add Mirror Rule (indirect or direct 0x0260)
1517  * Delete Mirror Rule (indirect or direct 0x0261)
1518  * note: some rule types (4,5) do not use an external buffer.
1519  *       take care to set the flags correctly.
1520  */
1521 struct i40e_aqc_add_delete_mirror_rule {
1522         __le16 seid;
1523         __le16 rule_type;
1524 #define I40E_AQC_MIRROR_RULE_TYPE_SHIFT         0
1525 #define I40E_AQC_MIRROR_RULE_TYPE_MASK          (0x7 << \
1526                                                 I40E_AQC_MIRROR_RULE_TYPE_SHIFT)
1527 #define I40E_AQC_MIRROR_RULE_TYPE_VPORT_INGRESS 1
1528 #define I40E_AQC_MIRROR_RULE_TYPE_VPORT_EGRESS  2
1529 #define I40E_AQC_MIRROR_RULE_TYPE_VLAN          3
1530 #define I40E_AQC_MIRROR_RULE_TYPE_ALL_INGRESS   4
1531 #define I40E_AQC_MIRROR_RULE_TYPE_ALL_EGRESS    5
1532         __le16 num_entries;
1533         __le16 destination;  /* VSI for add, rule id for delete */
1534         __le32 addr_high;    /* address of array of 2-byte VSI or VLAN ids */
1535         __le32 addr_low;
1536 };
1537
1538 I40E_CHECK_CMD_LENGTH(i40e_aqc_add_delete_mirror_rule);
1539
1540 struct i40e_aqc_add_delete_mirror_rule_completion {
1541         u8      reserved[2];
1542         __le16  rule_id;  /* only used on add */
1543         __le16  mirror_rules_used;
1544         __le16  mirror_rules_free;
1545         __le32  addr_high;
1546         __le32  addr_low;
1547 };
1548
1549 I40E_CHECK_CMD_LENGTH(i40e_aqc_add_delete_mirror_rule_completion);
1550
1551 /* Dynamic Device Personalization */
1552 struct i40e_aqc_write_personalization_profile {
1553         u8      flags;
1554         u8      reserved[3];
1555         __le32  profile_track_id;
1556         __le32  addr_high;
1557         __le32  addr_low;
1558 };
1559
1560 I40E_CHECK_CMD_LENGTH(i40e_aqc_write_personalization_profile);
1561
1562 struct i40e_aqc_write_ddp_resp {
1563         __le32 error_offset;
1564         __le32 error_info;
1565         __le32 addr_high;
1566         __le32 addr_low;
1567 };
1568
1569 struct i40e_aqc_get_applied_profiles {
1570         u8      flags;
1571 #define I40E_AQC_GET_DDP_GET_CONF       0x1
1572 #define I40E_AQC_GET_DDP_GET_RDPU_CONF  0x2
1573         u8      rsv[3];
1574         __le32  reserved;
1575         __le32  addr_high;
1576         __le32  addr_low;
1577 };
1578
1579 I40E_CHECK_CMD_LENGTH(i40e_aqc_get_applied_profiles);
1580
1581 /* DCB 0x03xx*/
1582
1583 /* PFC Ignore (direct 0x0301)
1584  *    the command and response use the same descriptor structure
1585  */
1586 struct i40e_aqc_pfc_ignore {
1587         u8      tc_bitmap;
1588         u8      command_flags; /* unused on response */
1589 #define I40E_AQC_PFC_IGNORE_SET         0x80
1590 #define I40E_AQC_PFC_IGNORE_CLEAR       0x0
1591         u8      reserved[14];
1592 };
1593
1594 I40E_CHECK_CMD_LENGTH(i40e_aqc_pfc_ignore);
1595
1596 /* DCB Update (direct 0x0302) uses the i40e_aq_desc structure
1597  * with no parameters
1598  */
1599
1600 /* TX scheduler 0x04xx */
1601
1602 /* Almost all the indirect commands use
1603  * this generic struct to pass the SEID in param0
1604  */
1605 struct i40e_aqc_tx_sched_ind {
1606         __le16  vsi_seid;
1607         u8      reserved[6];
1608         __le32  addr_high;
1609         __le32  addr_low;
1610 };
1611
1612 I40E_CHECK_CMD_LENGTH(i40e_aqc_tx_sched_ind);
1613
1614 /* Several commands respond with a set of queue set handles */
1615 struct i40e_aqc_qs_handles_resp {
1616         __le16 qs_handles[8];
1617 };
1618
1619 /* Configure VSI BW limits (direct 0x0400) */
1620 struct i40e_aqc_configure_vsi_bw_limit {
1621         __le16  vsi_seid;
1622         u8      reserved[2];
1623         __le16  credit;
1624         u8      reserved1[2];
1625         u8      max_credit; /* 0-3, limit = 2^max */
1626         u8      reserved2[7];
1627 };
1628
1629 I40E_CHECK_CMD_LENGTH(i40e_aqc_configure_vsi_bw_limit);
1630
1631 /* Configure VSI Bandwidth Limit per Traffic Type (indirect 0x0406)
1632  *    responds with i40e_aqc_qs_handles_resp
1633  */
1634 struct i40e_aqc_configure_vsi_ets_sla_bw_data {
1635         u8      tc_valid_bits;
1636         u8      reserved[15];
1637         __le16  tc_bw_credits[8]; /* FW writesback QS handles here */
1638
1639         /* 4 bits per tc 0-7, 4th bit is reserved, limit = 2^max */
1640         __le16  tc_bw_max[2];
1641         u8      reserved1[28];
1642 };
1643
1644 I40E_CHECK_STRUCT_LEN(0x40, i40e_aqc_configure_vsi_ets_sla_bw_data);
1645
1646 /* Configure VSI Bandwidth Allocation per Traffic Type (indirect 0x0407)
1647  *    responds with i40e_aqc_qs_handles_resp
1648  */
1649 struct i40e_aqc_configure_vsi_tc_bw_data {
1650         u8      tc_valid_bits;
1651         u8      reserved[3];
1652         u8      tc_bw_credits[8];
1653         u8      reserved1[4];
1654         __le16  qs_handles[8];
1655 };
1656
1657 I40E_CHECK_STRUCT_LEN(0x20, i40e_aqc_configure_vsi_tc_bw_data);
1658
1659 /* Query vsi bw configuration (indirect 0x0408) */
1660 struct i40e_aqc_query_vsi_bw_config_resp {
1661         u8      tc_valid_bits;
1662         u8      tc_suspended_bits;
1663         u8      reserved[14];
1664         __le16  qs_handles[8];
1665         u8      reserved1[4];
1666         __le16  port_bw_limit;
1667         u8      reserved2[2];
1668         u8      max_bw; /* 0-3, limit = 2^max */
1669         u8      reserved3[23];
1670 };
1671
1672 I40E_CHECK_STRUCT_LEN(0x40, i40e_aqc_query_vsi_bw_config_resp);
1673
1674 /* Query VSI Bandwidth Allocation per Traffic Type (indirect 0x040A) */
1675 struct i40e_aqc_query_vsi_ets_sla_config_resp {
1676         u8      tc_valid_bits;
1677         u8      reserved[3];
1678         u8      share_credits[8];
1679         __le16  credits[8];
1680
1681         /* 4 bits per tc 0-7, 4th bit is reserved, limit = 2^max */
1682         __le16  tc_bw_max[2];
1683 };
1684
1685 I40E_CHECK_STRUCT_LEN(0x20, i40e_aqc_query_vsi_ets_sla_config_resp);
1686
1687 /* Configure Switching Component Bandwidth Limit (direct 0x0410) */
1688 struct i40e_aqc_configure_switching_comp_bw_limit {
1689         __le16  seid;
1690         u8      reserved[2];
1691         __le16  credit;
1692         u8      reserved1[2];
1693         u8      max_bw; /* 0-3, limit = 2^max */
1694         u8      reserved2[7];
1695 };
1696
1697 I40E_CHECK_CMD_LENGTH(i40e_aqc_configure_switching_comp_bw_limit);
1698
1699 /* Enable  Physical Port ETS (indirect 0x0413)
1700  * Modify  Physical Port ETS (indirect 0x0414)
1701  * Disable Physical Port ETS (indirect 0x0415)
1702  */
1703 struct i40e_aqc_configure_switching_comp_ets_data {
1704         u8      reserved[4];
1705         u8      tc_valid_bits;
1706         u8      seepage;
1707 #define I40E_AQ_ETS_SEEPAGE_EN_MASK     0x1
1708         u8      tc_strict_priority_flags;
1709         u8      reserved1[17];
1710         u8      tc_bw_share_credits[8];
1711         u8      reserved2[96];
1712 };
1713
1714 I40E_CHECK_STRUCT_LEN(0x80, i40e_aqc_configure_switching_comp_ets_data);
1715
1716 /* Configure Switching Component Bandwidth Limits per Tc (indirect 0x0416) */
1717 struct i40e_aqc_configure_switching_comp_ets_bw_limit_data {
1718         u8      tc_valid_bits;
1719         u8      reserved[15];
1720         __le16  tc_bw_credit[8];
1721
1722         /* 4 bits per tc 0-7, 4th bit is reserved, limit = 2^max */
1723         __le16  tc_bw_max[2];
1724         u8      reserved1[28];
1725 };
1726
1727 I40E_CHECK_STRUCT_LEN(0x40,
1728                       i40e_aqc_configure_switching_comp_ets_bw_limit_data);
1729
1730 /* Configure Switching Component Bandwidth Allocation per Tc
1731  * (indirect 0x0417)
1732  */
1733 struct i40e_aqc_configure_switching_comp_bw_config_data {
1734         u8      tc_valid_bits;
1735         u8      reserved[2];
1736         u8      absolute_credits; /* bool */
1737         u8      tc_bw_share_credits[8];
1738         u8      reserved1[20];
1739 };
1740
1741 I40E_CHECK_STRUCT_LEN(0x20, i40e_aqc_configure_switching_comp_bw_config_data);
1742
1743 /* Query Switching Component Configuration (indirect 0x0418) */
1744 struct i40e_aqc_query_switching_comp_ets_config_resp {
1745         u8      tc_valid_bits;
1746         u8      reserved[35];
1747         __le16  port_bw_limit;
1748         u8      reserved1[2];
1749         u8      tc_bw_max; /* 0-3, limit = 2^max */
1750         u8      reserved2[23];
1751 };
1752
1753 I40E_CHECK_STRUCT_LEN(0x40, i40e_aqc_query_switching_comp_ets_config_resp);
1754
1755 /* Query PhysicalPort ETS Configuration (indirect 0x0419) */
1756 struct i40e_aqc_query_port_ets_config_resp {
1757         u8      reserved[4];
1758         u8      tc_valid_bits;
1759         u8      reserved1;
1760         u8      tc_strict_priority_bits;
1761         u8      reserved2;
1762         u8      tc_bw_share_credits[8];
1763         __le16  tc_bw_limits[8];
1764
1765         /* 4 bits per tc 0-7, 4th bit reserved, limit = 2^max */
1766         __le16  tc_bw_max[2];
1767         u8      reserved3[32];
1768 };
1769
1770 I40E_CHECK_STRUCT_LEN(0x44, i40e_aqc_query_port_ets_config_resp);
1771
1772 /* Query Switching Component Bandwidth Allocation per Traffic Type
1773  * (indirect 0x041A)
1774  */
1775 struct i40e_aqc_query_switching_comp_bw_config_resp {
1776         u8      tc_valid_bits;
1777         u8      reserved[2];
1778         u8      absolute_credits_enable; /* bool */
1779         u8      tc_bw_share_credits[8];
1780         __le16  tc_bw_limits[8];
1781
1782         /* 4 bits per tc 0-7, 4th bit is reserved, limit = 2^max */
1783         __le16  tc_bw_max[2];
1784 };
1785
1786 I40E_CHECK_STRUCT_LEN(0x20, i40e_aqc_query_switching_comp_bw_config_resp);
1787
1788 /* Suspend/resume port TX traffic
1789  * (direct 0x041B and 0x041C) uses the generic SEID struct
1790  */
1791
1792 /* Configure partition BW
1793  * (indirect 0x041D)
1794  */
1795 struct i40e_aqc_configure_partition_bw_data {
1796         __le16  pf_valid_bits;
1797         u8      min_bw[16];      /* guaranteed bandwidth */
1798         u8      max_bw[16];      /* bandwidth limit */
1799 };
1800
1801 I40E_CHECK_STRUCT_LEN(0x22, i40e_aqc_configure_partition_bw_data);
1802
1803 /* Get and set the active HMC resource profile and status.
1804  * (direct 0x0500) and (direct 0x0501)
1805  */
1806 struct i40e_aq_get_set_hmc_resource_profile {
1807         u8      pm_profile;
1808         u8      pe_vf_enabled;
1809         u8      reserved[14];
1810 };
1811
1812 I40E_CHECK_CMD_LENGTH(i40e_aq_get_set_hmc_resource_profile);
1813
1814 enum i40e_aq_hmc_profile {
1815         /* I40E_HMC_PROFILE_NO_CHANGE   = 0, reserved */
1816         I40E_HMC_PROFILE_DEFAULT        = 1,
1817         I40E_HMC_PROFILE_FAVOR_VF       = 2,
1818         I40E_HMC_PROFILE_EQUAL          = 3,
1819 };
1820
1821 /* Get PHY Abilities (indirect 0x0600) uses the generic indirect struct */
1822
1823 /* set in param0 for get phy abilities to report qualified modules */
1824 #define I40E_AQ_PHY_REPORT_QUALIFIED_MODULES    0x0001
1825 #define I40E_AQ_PHY_REPORT_INITIAL_VALUES       0x0002
1826
1827 enum i40e_aq_phy_type {
1828         I40E_PHY_TYPE_SGMII                     = 0x0,
1829         I40E_PHY_TYPE_1000BASE_KX               = 0x1,
1830         I40E_PHY_TYPE_10GBASE_KX4               = 0x2,
1831         I40E_PHY_TYPE_10GBASE_KR                = 0x3,
1832         I40E_PHY_TYPE_40GBASE_KR4               = 0x4,
1833         I40E_PHY_TYPE_XAUI                      = 0x5,
1834         I40E_PHY_TYPE_XFI                       = 0x6,
1835         I40E_PHY_TYPE_SFI                       = 0x7,
1836         I40E_PHY_TYPE_XLAUI                     = 0x8,
1837         I40E_PHY_TYPE_XLPPI                     = 0x9,
1838         I40E_PHY_TYPE_40GBASE_CR4_CU            = 0xA,
1839         I40E_PHY_TYPE_10GBASE_CR1_CU            = 0xB,
1840         I40E_PHY_TYPE_10GBASE_AOC               = 0xC,
1841         I40E_PHY_TYPE_40GBASE_AOC               = 0xD,
1842         I40E_PHY_TYPE_UNRECOGNIZED              = 0xE,
1843         I40E_PHY_TYPE_UNSUPPORTED               = 0xF,
1844         I40E_PHY_TYPE_100BASE_TX                = 0x11,
1845         I40E_PHY_TYPE_1000BASE_T                = 0x12,
1846         I40E_PHY_TYPE_10GBASE_T                 = 0x13,
1847         I40E_PHY_TYPE_10GBASE_SR                = 0x14,
1848         I40E_PHY_TYPE_10GBASE_LR                = 0x15,
1849         I40E_PHY_TYPE_10GBASE_SFPP_CU           = 0x16,
1850         I40E_PHY_TYPE_10GBASE_CR1               = 0x17,
1851         I40E_PHY_TYPE_40GBASE_CR4               = 0x18,
1852         I40E_PHY_TYPE_40GBASE_SR4               = 0x19,
1853         I40E_PHY_TYPE_40GBASE_LR4               = 0x1A,
1854         I40E_PHY_TYPE_1000BASE_SX               = 0x1B,
1855         I40E_PHY_TYPE_1000BASE_LX               = 0x1C,
1856         I40E_PHY_TYPE_1000BASE_T_OPTICAL        = 0x1D,
1857         I40E_PHY_TYPE_20GBASE_KR2               = 0x1E,
1858         I40E_PHY_TYPE_25GBASE_KR                = 0x1F,
1859         I40E_PHY_TYPE_25GBASE_CR                = 0x20,
1860         I40E_PHY_TYPE_25GBASE_SR                = 0x21,
1861         I40E_PHY_TYPE_25GBASE_LR                = 0x22,
1862         I40E_PHY_TYPE_25GBASE_AOC               = 0x23,
1863         I40E_PHY_TYPE_25GBASE_ACC               = 0x24,
1864         I40E_PHY_TYPE_MAX,
1865         I40E_PHY_TYPE_EMPTY                     = 0xFE,
1866         I40E_PHY_TYPE_DEFAULT                   = 0xFF,
1867 };
1868
1869 #define I40E_LINK_SPEED_100MB_SHIFT     0x1
1870 #define I40E_LINK_SPEED_1000MB_SHIFT    0x2
1871 #define I40E_LINK_SPEED_10GB_SHIFT      0x3
1872 #define I40E_LINK_SPEED_40GB_SHIFT      0x4
1873 #define I40E_LINK_SPEED_20GB_SHIFT      0x5
1874 #define I40E_LINK_SPEED_25GB_SHIFT      0x6
1875
1876 enum i40e_aq_link_speed {
1877         I40E_LINK_SPEED_UNKNOWN = 0,
1878         I40E_LINK_SPEED_100MB   = (1 << I40E_LINK_SPEED_100MB_SHIFT),
1879         I40E_LINK_SPEED_1GB     = (1 << I40E_LINK_SPEED_1000MB_SHIFT),
1880         I40E_LINK_SPEED_10GB    = (1 << I40E_LINK_SPEED_10GB_SHIFT),
1881         I40E_LINK_SPEED_40GB    = (1 << I40E_LINK_SPEED_40GB_SHIFT),
1882         I40E_LINK_SPEED_20GB    = (1 << I40E_LINK_SPEED_20GB_SHIFT),
1883         I40E_LINK_SPEED_25GB    = (1 << I40E_LINK_SPEED_25GB_SHIFT),
1884 };
1885
1886 struct i40e_aqc_module_desc {
1887         u8 oui[3];
1888         u8 reserved1;
1889         u8 part_number[16];
1890         u8 revision[4];
1891         u8 reserved2[8];
1892 };
1893
1894 I40E_CHECK_STRUCT_LEN(0x20, i40e_aqc_module_desc);
1895
1896 struct i40e_aq_get_phy_abilities_resp {
1897         __le32  phy_type;       /* bitmap using the above enum for offsets */
1898         u8      link_speed;     /* bitmap using the above enum bit patterns */
1899         u8      abilities;
1900 #define I40E_AQ_PHY_FLAG_PAUSE_TX       0x01
1901 #define I40E_AQ_PHY_FLAG_PAUSE_RX       0x02
1902 #define I40E_AQ_PHY_FLAG_LOW_POWER      0x04
1903 #define I40E_AQ_PHY_LINK_ENABLED        0x08
1904 #define I40E_AQ_PHY_AN_ENABLED          0x10
1905 #define I40E_AQ_PHY_FLAG_MODULE_QUAL    0x20
1906 #define I40E_AQ_PHY_FEC_ABILITY_KR      0x40
1907 #define I40E_AQ_PHY_FEC_ABILITY_RS      0x80
1908         __le16  eee_capability;
1909 #define I40E_AQ_EEE_100BASE_TX          0x0002
1910 #define I40E_AQ_EEE_1000BASE_T          0x0004
1911 #define I40E_AQ_EEE_10GBASE_T           0x0008
1912 #define I40E_AQ_EEE_1000BASE_KX         0x0010
1913 #define I40E_AQ_EEE_10GBASE_KX4         0x0020
1914 #define I40E_AQ_EEE_10GBASE_KR          0x0040
1915         __le32  eeer_val;
1916         u8      d3_lpan;
1917 #define I40E_AQ_SET_PHY_D3_LPAN_ENA     0x01
1918         u8      phy_type_ext;
1919 #define I40E_AQ_PHY_TYPE_EXT_25G_KR     0x01
1920 #define I40E_AQ_PHY_TYPE_EXT_25G_CR     0x02
1921 #define I40E_AQ_PHY_TYPE_EXT_25G_SR     0x04
1922 #define I40E_AQ_PHY_TYPE_EXT_25G_LR     0x08
1923 #define I40E_AQ_PHY_TYPE_EXT_25G_AOC    0x10
1924 #define I40E_AQ_PHY_TYPE_EXT_25G_ACC    0x20
1925         u8      fec_cfg_curr_mod_ext_info;
1926 #define I40E_AQ_ENABLE_FEC_KR           0x01
1927 #define I40E_AQ_ENABLE_FEC_RS           0x02
1928 #define I40E_AQ_REQUEST_FEC_KR          0x04
1929 #define I40E_AQ_REQUEST_FEC_RS          0x08
1930 #define I40E_AQ_ENABLE_FEC_AUTO         0x10
1931 #define I40E_AQ_FEC
1932 #define I40E_AQ_MODULE_TYPE_EXT_MASK    0xE0
1933 #define I40E_AQ_MODULE_TYPE_EXT_SHIFT   5
1934
1935         u8      ext_comp_code;
1936         u8      phy_id[4];
1937         u8      module_type[3];
1938         u8      qualified_module_count;
1939 #define I40E_AQ_PHY_MAX_QMS             16
1940         struct i40e_aqc_module_desc     qualified_module[I40E_AQ_PHY_MAX_QMS];
1941 };
1942
1943 I40E_CHECK_STRUCT_LEN(0x218, i40e_aq_get_phy_abilities_resp);
1944
1945 /* Set PHY Config (direct 0x0601) */
1946 struct i40e_aq_set_phy_config { /* same bits as above in all */
1947         __le32  phy_type;
1948         u8      link_speed;
1949         u8      abilities;
1950 /* bits 0-2 use the values from get_phy_abilities_resp */
1951 #define I40E_AQ_PHY_ENABLE_LINK         0x08
1952 #define I40E_AQ_PHY_ENABLE_AN           0x10
1953 #define I40E_AQ_PHY_ENABLE_ATOMIC_LINK  0x20
1954         __le16  eee_capability;
1955         __le32  eeer;
1956         u8      low_power_ctrl;
1957         u8      phy_type_ext;
1958         u8      fec_config;
1959 #define I40E_AQ_SET_FEC_ABILITY_KR      BIT(0)
1960 #define I40E_AQ_SET_FEC_ABILITY_RS      BIT(1)
1961 #define I40E_AQ_SET_FEC_REQUEST_KR      BIT(2)
1962 #define I40E_AQ_SET_FEC_REQUEST_RS      BIT(3)
1963 #define I40E_AQ_SET_FEC_AUTO            BIT(4)
1964 #define I40E_AQ_PHY_FEC_CONFIG_SHIFT    0x0
1965 #define I40E_AQ_PHY_FEC_CONFIG_MASK     (0x1F << I40E_AQ_PHY_FEC_CONFIG_SHIFT)
1966         u8      reserved;
1967 };
1968
1969 I40E_CHECK_CMD_LENGTH(i40e_aq_set_phy_config);
1970
1971 /* Set MAC Config command data structure (direct 0x0603) */
1972 struct i40e_aq_set_mac_config {
1973         __le16  max_frame_size;
1974         u8      params;
1975 #define I40E_AQ_SET_MAC_CONFIG_CRC_EN           0x04
1976 #define I40E_AQ_SET_MAC_CONFIG_PACING_MASK      0x78
1977 #define I40E_AQ_SET_MAC_CONFIG_PACING_SHIFT     3
1978 #define I40E_AQ_SET_MAC_CONFIG_PACING_NONE      0x0
1979 #define I40E_AQ_SET_MAC_CONFIG_PACING_1B_13TX   0xF
1980 #define I40E_AQ_SET_MAC_CONFIG_PACING_1DW_9TX   0x9
1981 #define I40E_AQ_SET_MAC_CONFIG_PACING_1DW_4TX   0x8
1982 #define I40E_AQ_SET_MAC_CONFIG_PACING_3DW_7TX   0x7
1983 #define I40E_AQ_SET_MAC_CONFIG_PACING_2DW_3TX   0x6
1984 #define I40E_AQ_SET_MAC_CONFIG_PACING_1DW_1TX   0x5
1985 #define I40E_AQ_SET_MAC_CONFIG_PACING_3DW_2TX   0x4
1986 #define I40E_AQ_SET_MAC_CONFIG_PACING_7DW_3TX   0x3
1987 #define I40E_AQ_SET_MAC_CONFIG_PACING_4DW_1TX   0x2
1988 #define I40E_AQ_SET_MAC_CONFIG_PACING_9DW_1TX   0x1
1989         u8      tx_timer_priority; /* bitmap */
1990         __le16  tx_timer_value;
1991         __le16  fc_refresh_threshold;
1992         u8      reserved[8];
1993 };
1994
1995 I40E_CHECK_CMD_LENGTH(i40e_aq_set_mac_config);
1996
1997 /* Restart Auto-Negotiation (direct 0x605) */
1998 struct i40e_aqc_set_link_restart_an {
1999         u8      command;
2000 #define I40E_AQ_PHY_RESTART_AN  0x02
2001 #define I40E_AQ_PHY_LINK_ENABLE 0x04
2002         u8      reserved[15];
2003 };
2004
2005 I40E_CHECK_CMD_LENGTH(i40e_aqc_set_link_restart_an);
2006
2007 /* Get Link Status cmd & response data structure (direct 0x0607) */
2008 struct i40e_aqc_get_link_status {
2009         __le16  command_flags; /* only field set on command */
2010 #define I40E_AQ_LSE_MASK                0x3
2011 #define I40E_AQ_LSE_NOP                 0x0
2012 #define I40E_AQ_LSE_DISABLE             0x2
2013 #define I40E_AQ_LSE_ENABLE              0x3
2014 /* only response uses this flag */
2015 #define I40E_AQ_LSE_IS_ENABLED          0x1
2016         u8      phy_type;    /* i40e_aq_phy_type   */
2017         u8      link_speed;  /* i40e_aq_link_speed */
2018         u8      link_info;
2019 #define I40E_AQ_LINK_UP                 0x01    /* obsolete */
2020 #define I40E_AQ_LINK_UP_FUNCTION        0x01
2021 #define I40E_AQ_LINK_FAULT              0x02
2022 #define I40E_AQ_LINK_FAULT_TX           0x04
2023 #define I40E_AQ_LINK_FAULT_RX           0x08
2024 #define I40E_AQ_LINK_FAULT_REMOTE       0x10
2025 #define I40E_AQ_LINK_UP_PORT            0x20
2026 #define I40E_AQ_MEDIA_AVAILABLE         0x40
2027 #define I40E_AQ_SIGNAL_DETECT           0x80
2028         u8      an_info;
2029 #define I40E_AQ_AN_COMPLETED            0x01
2030 #define I40E_AQ_LP_AN_ABILITY           0x02
2031 #define I40E_AQ_PD_FAULT                0x04
2032 #define I40E_AQ_FEC_EN                  0x08
2033 #define I40E_AQ_PHY_LOW_POWER           0x10
2034 #define I40E_AQ_LINK_PAUSE_TX           0x20
2035 #define I40E_AQ_LINK_PAUSE_RX           0x40
2036 #define I40E_AQ_QUALIFIED_MODULE        0x80
2037         u8      ext_info;
2038 #define I40E_AQ_LINK_PHY_TEMP_ALARM     0x01
2039 #define I40E_AQ_LINK_XCESSIVE_ERRORS    0x02
2040 #define I40E_AQ_LINK_TX_SHIFT           0x02
2041 #define I40E_AQ_LINK_TX_MASK            (0x03 << I40E_AQ_LINK_TX_SHIFT)
2042 #define I40E_AQ_LINK_TX_ACTIVE          0x00
2043 #define I40E_AQ_LINK_TX_DRAINED         0x01
2044 #define I40E_AQ_LINK_TX_FLUSHED         0x03
2045 #define I40E_AQ_LINK_FORCED_40G         0x10
2046 /* 25G Error Codes */
2047 #define I40E_AQ_25G_NO_ERR              0X00
2048 #define I40E_AQ_25G_NOT_PRESENT         0X01
2049 #define I40E_AQ_25G_NVM_CRC_ERR         0X02
2050 #define I40E_AQ_25G_SBUS_UCODE_ERR      0X03
2051 #define I40E_AQ_25G_SERDES_UCODE_ERR    0X04
2052 #define I40E_AQ_25G_NIMB_UCODE_ERR      0X05
2053         u8      loopback; /* use defines from i40e_aqc_set_lb_mode */
2054 /* Since firmware API 1.7 loopback field keeps power class info as well */
2055 #define I40E_AQ_LOOPBACK_MASK           0x07
2056 #define I40E_AQ_PWR_CLASS_SHIFT_LB      6
2057 #define I40E_AQ_PWR_CLASS_MASK_LB       (0x03 << I40E_AQ_PWR_CLASS_SHIFT_LB)
2058         __le16  max_frame_size;
2059         u8      config;
2060 #define I40E_AQ_CONFIG_FEC_KR_ENA       0x01
2061 #define I40E_AQ_CONFIG_FEC_RS_ENA       0x02
2062 #define I40E_AQ_CONFIG_CRC_ENA          0x04
2063 #define I40E_AQ_CONFIG_PACING_MASK      0x78
2064         union {
2065                 struct {
2066                         u8      power_desc;
2067 #define I40E_AQ_LINK_POWER_CLASS_1      0x00
2068 #define I40E_AQ_LINK_POWER_CLASS_2      0x01
2069 #define I40E_AQ_LINK_POWER_CLASS_3      0x02
2070 #define I40E_AQ_LINK_POWER_CLASS_4      0x03
2071 #define I40E_AQ_PWR_CLASS_MASK          0x03
2072                         u8      reserved[4];
2073                 };
2074                 struct {
2075                         u8      link_type[4];
2076                         u8      link_type_ext;
2077                 };
2078         };
2079 };
2080
2081 I40E_CHECK_CMD_LENGTH(i40e_aqc_get_link_status);
2082
2083 /* Set event mask command (direct 0x613) */
2084 struct i40e_aqc_set_phy_int_mask {
2085         u8      reserved[8];
2086         __le16  event_mask;
2087 #define I40E_AQ_EVENT_LINK_UPDOWN       0x0002
2088 #define I40E_AQ_EVENT_MEDIA_NA          0x0004
2089 #define I40E_AQ_EVENT_LINK_FAULT        0x0008
2090 #define I40E_AQ_EVENT_PHY_TEMP_ALARM    0x0010
2091 #define I40E_AQ_EVENT_EXCESSIVE_ERRORS  0x0020
2092 #define I40E_AQ_EVENT_SIGNAL_DETECT     0x0040
2093 #define I40E_AQ_EVENT_AN_COMPLETED      0x0080
2094 #define I40E_AQ_EVENT_MODULE_QUAL_FAIL  0x0100
2095 #define I40E_AQ_EVENT_PORT_TX_SUSPENDED 0x0200
2096         u8      reserved1[6];
2097 };
2098
2099 I40E_CHECK_CMD_LENGTH(i40e_aqc_set_phy_int_mask);
2100
2101 /* Get Local AN advt register (direct 0x0614)
2102  * Set Local AN advt register (direct 0x0615)
2103  * Get Link Partner AN advt register (direct 0x0616)
2104  */
2105 struct i40e_aqc_an_advt_reg {
2106         __le32  local_an_reg0;
2107         __le16  local_an_reg1;
2108         u8      reserved[10];
2109 };
2110
2111 I40E_CHECK_CMD_LENGTH(i40e_aqc_an_advt_reg);
2112
2113 /* Set Loopback mode (0x0618) */
2114 struct i40e_aqc_set_lb_mode {
2115         __le16  lb_mode;
2116 #define I40E_AQ_LB_PHY_LOCAL    0x01
2117 #define I40E_AQ_LB_PHY_REMOTE   0x02
2118 #define I40E_AQ_LB_MAC_LOCAL    0x04
2119         u8      reserved[14];
2120 };
2121
2122 I40E_CHECK_CMD_LENGTH(i40e_aqc_set_lb_mode);
2123
2124 /* Set PHY Debug command (0x0622) */
2125 struct i40e_aqc_set_phy_debug {
2126         u8      command_flags;
2127 #define I40E_AQ_PHY_DEBUG_RESET_INTERNAL        0x02
2128 #define I40E_AQ_PHY_DEBUG_RESET_EXTERNAL_SHIFT  2
2129 #define I40E_AQ_PHY_DEBUG_RESET_EXTERNAL_MASK   (0x03 << \
2130                                         I40E_AQ_PHY_DEBUG_RESET_EXTERNAL_SHIFT)
2131 #define I40E_AQ_PHY_DEBUG_RESET_EXTERNAL_NONE   0x00
2132 #define I40E_AQ_PHY_DEBUG_RESET_EXTERNAL_HARD   0x01
2133 #define I40E_AQ_PHY_DEBUG_RESET_EXTERNAL_SOFT   0x02
2134 /* Disable link manageability on a single port */
2135 #define I40E_AQ_PHY_DEBUG_DISABLE_LINK_FW       0x10
2136 /* Disable link manageability on all ports needs both bits 4 and 5 */
2137 #define I40E_AQ_PHY_DEBUG_DISABLE_ALL_LINK_FW   0x20
2138         u8      reserved[15];
2139 };
2140
2141 I40E_CHECK_CMD_LENGTH(i40e_aqc_set_phy_debug);
2142
2143 enum i40e_aq_phy_reg_type {
2144         I40E_AQC_PHY_REG_INTERNAL       = 0x1,
2145         I40E_AQC_PHY_REG_EXERNAL_BASET  = 0x2,
2146         I40E_AQC_PHY_REG_EXERNAL_MODULE = 0x3
2147 };
2148
2149 /* Run PHY Activity (0x0626) */
2150 struct i40e_aqc_run_phy_activity {
2151         __le16  activity_id;
2152         u8      flags;
2153         u8      reserved1;
2154         __le32  control;
2155         __le32  data;
2156         u8      reserved2[4];
2157 };
2158
2159 I40E_CHECK_CMD_LENGTH(i40e_aqc_run_phy_activity);
2160
2161 /* Set PHY Register command (0x0628) */
2162 /* Get PHY Register command (0x0629) */
2163 struct i40e_aqc_phy_register_access {
2164         u8      phy_interface;
2165 #define I40E_AQ_PHY_REG_ACCESS_INTERNAL 0
2166 #define I40E_AQ_PHY_REG_ACCESS_EXTERNAL 1
2167 #define I40E_AQ_PHY_REG_ACCESS_EXTERNAL_MODULE  2
2168         u8      dev_addres;
2169         u8      reserved1[2];
2170         u32     reg_address;
2171         u32     reg_value;
2172         u8      reserved2[4];
2173 };
2174
2175 I40E_CHECK_CMD_LENGTH(i40e_aqc_phy_register_access);
2176
2177 /* NVM Read command (indirect 0x0701)
2178  * NVM Erase commands (direct 0x0702)
2179  * NVM Update commands (indirect 0x0703)
2180  */
2181 struct i40e_aqc_nvm_update {
2182         u8      command_flags;
2183 #define I40E_AQ_NVM_LAST_CMD    0x01
2184 #define I40E_AQ_NVM_FLASH_ONLY  0x80
2185         u8      module_pointer;
2186         __le16  length;
2187         __le32  offset;
2188         __le32  addr_high;
2189         __le32  addr_low;
2190 };
2191
2192 I40E_CHECK_CMD_LENGTH(i40e_aqc_nvm_update);
2193
2194 /* NVM Config Read (indirect 0x0704) */
2195 struct i40e_aqc_nvm_config_read {
2196         __le16  cmd_flags;
2197 #define I40E_AQ_ANVM_SINGLE_OR_MULTIPLE_FEATURES_MASK   1
2198 #define I40E_AQ_ANVM_READ_SINGLE_FEATURE                0
2199 #define I40E_AQ_ANVM_READ_MULTIPLE_FEATURES             1
2200         __le16  element_count;
2201         __le16  element_id;     /* Feature/field ID */
2202         __le16  element_id_msw; /* MSWord of field ID */
2203         __le32  address_high;
2204         __le32  address_low;
2205 };
2206
2207 I40E_CHECK_CMD_LENGTH(i40e_aqc_nvm_config_read);
2208
2209 /* NVM Config Write (indirect 0x0705) */
2210 struct i40e_aqc_nvm_config_write {
2211         __le16  cmd_flags;
2212         __le16  element_count;
2213         u8      reserved[4];
2214         __le32  address_high;
2215         __le32  address_low;
2216 };
2217
2218 I40E_CHECK_CMD_LENGTH(i40e_aqc_nvm_config_write);
2219
2220 /* Used for 0x0704 as well as for 0x0705 commands */
2221 #define I40E_AQ_ANVM_FEATURE_OR_IMMEDIATE_SHIFT         1
2222 #define I40E_AQ_ANVM_FEATURE_OR_IMMEDIATE_MASK \
2223                                 (1 << I40E_AQ_ANVM_FEATURE_OR_IMMEDIATE_SHIFT)
2224 #define I40E_AQ_ANVM_FEATURE            0
2225 #define I40E_AQ_ANVM_IMMEDIATE_FIELD    (1 << FEATURE_OR_IMMEDIATE_SHIFT)
2226 struct i40e_aqc_nvm_config_data_feature {
2227         __le16 feature_id;
2228 #define I40E_AQ_ANVM_FEATURE_OPTION_OEM_ONLY            0x01
2229 #define I40E_AQ_ANVM_FEATURE_OPTION_DWORD_MAP           0x08
2230 #define I40E_AQ_ANVM_FEATURE_OPTION_POR_CSR             0x10
2231         __le16 feature_options;
2232         __le16 feature_selection;
2233 };
2234
2235 I40E_CHECK_STRUCT_LEN(0x6, i40e_aqc_nvm_config_data_feature);
2236
2237 struct i40e_aqc_nvm_config_data_immediate_field {
2238         __le32 field_id;
2239         __le32 field_value;
2240         __le16 field_options;
2241         __le16 reserved;
2242 };
2243
2244 I40E_CHECK_STRUCT_LEN(0xc, i40e_aqc_nvm_config_data_immediate_field);
2245
2246 /* OEM Post Update (indirect 0x0720)
2247  * no command data struct used
2248  */
2249 struct i40e_aqc_nvm_oem_post_update {
2250 #define I40E_AQ_NVM_OEM_POST_UPDATE_EXTERNAL_DATA       0x01
2251         u8 sel_data;
2252         u8 reserved[7];
2253 };
2254
2255 I40E_CHECK_STRUCT_LEN(0x8, i40e_aqc_nvm_oem_post_update);
2256
2257 struct i40e_aqc_nvm_oem_post_update_buffer {
2258         u8 str_len;
2259         u8 dev_addr;
2260         __le16 eeprom_addr;
2261         u8 data[36];
2262 };
2263
2264 I40E_CHECK_STRUCT_LEN(0x28, i40e_aqc_nvm_oem_post_update_buffer);
2265
2266 /* Thermal Sensor (indirect 0x0721)
2267  *     read or set thermal sensor configs and values
2268  *     takes a sensor and command specific data buffer, not detailed here
2269  */
2270 struct i40e_aqc_thermal_sensor {
2271         u8 sensor_action;
2272 #define I40E_AQ_THERMAL_SENSOR_READ_CONFIG      0
2273 #define I40E_AQ_THERMAL_SENSOR_SET_CONFIG       1
2274 #define I40E_AQ_THERMAL_SENSOR_READ_TEMP        2
2275         u8 reserved[7];
2276         __le32  addr_high;
2277         __le32  addr_low;
2278 };
2279
2280 I40E_CHECK_CMD_LENGTH(i40e_aqc_thermal_sensor);
2281
2282 /* Send to PF command (indirect 0x0801) id is only used by PF
2283  * Send to VF command (indirect 0x0802) id is only used by PF
2284  * Send to Peer PF command (indirect 0x0803)
2285  */
2286 struct i40e_aqc_pf_vf_message {
2287         __le32  id;
2288         u8      reserved[4];
2289         __le32  addr_high;
2290         __le32  addr_low;
2291 };
2292
2293 I40E_CHECK_CMD_LENGTH(i40e_aqc_pf_vf_message);
2294
2295 /* Alternate structure */
2296
2297 /* Direct write (direct 0x0900)
2298  * Direct read (direct 0x0902)
2299  */
2300 struct i40e_aqc_alternate_write {
2301         __le32 address0;
2302         __le32 data0;
2303         __le32 address1;
2304         __le32 data1;
2305 };
2306
2307 I40E_CHECK_CMD_LENGTH(i40e_aqc_alternate_write);
2308
2309 /* Indirect write (indirect 0x0901)
2310  * Indirect read (indirect 0x0903)
2311  */
2312
2313 struct i40e_aqc_alternate_ind_write {
2314         __le32 address;
2315         __le32 length;
2316         __le32 addr_high;
2317         __le32 addr_low;
2318 };
2319
2320 I40E_CHECK_CMD_LENGTH(i40e_aqc_alternate_ind_write);
2321
2322 /* Done alternate write (direct 0x0904)
2323  * uses i40e_aq_desc
2324  */
2325 struct i40e_aqc_alternate_write_done {
2326         __le16  cmd_flags;
2327 #define I40E_AQ_ALTERNATE_MODE_BIOS_MASK        1
2328 #define I40E_AQ_ALTERNATE_MODE_BIOS_LEGACY      0
2329 #define I40E_AQ_ALTERNATE_MODE_BIOS_UEFI        1
2330 #define I40E_AQ_ALTERNATE_RESET_NEEDED          2
2331         u8      reserved[14];
2332 };
2333
2334 I40E_CHECK_CMD_LENGTH(i40e_aqc_alternate_write_done);
2335
2336 /* Set OEM mode (direct 0x0905) */
2337 struct i40e_aqc_alternate_set_mode {
2338         __le32  mode;
2339 #define I40E_AQ_ALTERNATE_MODE_NONE     0
2340 #define I40E_AQ_ALTERNATE_MODE_OEM      1
2341         u8      reserved[12];
2342 };
2343
2344 I40E_CHECK_CMD_LENGTH(i40e_aqc_alternate_set_mode);
2345
2346 /* Clear port Alternate RAM (direct 0x0906) uses i40e_aq_desc */
2347
2348 /* async events 0x10xx */
2349
2350 /* Lan Queue Overflow Event (direct, 0x1001) */
2351 struct i40e_aqc_lan_overflow {
2352         __le32  prtdcb_rupto;
2353         __le32  otx_ctl;
2354         u8      reserved[8];
2355 };
2356
2357 I40E_CHECK_CMD_LENGTH(i40e_aqc_lan_overflow);
2358
2359 /* Get LLDP MIB (indirect 0x0A00) */
2360 struct i40e_aqc_lldp_get_mib {
2361         u8      type;
2362         u8      reserved1;
2363 #define I40E_AQ_LLDP_MIB_TYPE_MASK              0x3
2364 #define I40E_AQ_LLDP_MIB_LOCAL                  0x0
2365 #define I40E_AQ_LLDP_MIB_REMOTE                 0x1
2366 #define I40E_AQ_LLDP_MIB_LOCAL_AND_REMOTE       0x2
2367 #define I40E_AQ_LLDP_BRIDGE_TYPE_MASK           0xC
2368 #define I40E_AQ_LLDP_BRIDGE_TYPE_SHIFT          0x2
2369 #define I40E_AQ_LLDP_BRIDGE_TYPE_NEAREST_BRIDGE 0x0
2370 #define I40E_AQ_LLDP_BRIDGE_TYPE_NON_TPMR       0x1
2371 #define I40E_AQ_LLDP_TX_SHIFT                   0x4
2372 #define I40E_AQ_LLDP_TX_MASK                    (0x03 << I40E_AQ_LLDP_TX_SHIFT)
2373 /* TX pause flags use I40E_AQ_LINK_TX_* above */
2374         __le16  local_len;
2375         __le16  remote_len;
2376         u8      reserved2[2];
2377         __le32  addr_high;
2378         __le32  addr_low;
2379 };
2380
2381 I40E_CHECK_CMD_LENGTH(i40e_aqc_lldp_get_mib);
2382
2383 /* Configure LLDP MIB Change Event (direct 0x0A01)
2384  * also used for the event (with type in the command field)
2385  */
2386 struct i40e_aqc_lldp_update_mib {
2387         u8      command;
2388 #define I40E_AQ_LLDP_MIB_UPDATE_ENABLE  0x0
2389 #define I40E_AQ_LLDP_MIB_UPDATE_DISABLE 0x1
2390         u8      reserved[7];
2391         __le32  addr_high;
2392         __le32  addr_low;
2393 };
2394
2395 I40E_CHECK_CMD_LENGTH(i40e_aqc_lldp_update_mib);
2396
2397 /* Add LLDP TLV (indirect 0x0A02)
2398  * Delete LLDP TLV (indirect 0x0A04)
2399  */
2400 struct i40e_aqc_lldp_add_tlv {
2401         u8      type; /* only nearest bridge and non-TPMR from 0x0A00 */
2402         u8      reserved1[1];
2403         __le16  len;
2404         u8      reserved2[4];
2405         __le32  addr_high;
2406         __le32  addr_low;
2407 };
2408
2409 I40E_CHECK_CMD_LENGTH(i40e_aqc_lldp_add_tlv);
2410
2411 /* Update LLDP TLV (indirect 0x0A03) */
2412 struct i40e_aqc_lldp_update_tlv {
2413         u8      type; /* only nearest bridge and non-TPMR from 0x0A00 */
2414         u8      reserved;
2415         __le16  old_len;
2416         __le16  new_offset;
2417         __le16  new_len;
2418         __le32  addr_high;
2419         __le32  addr_low;
2420 };
2421
2422 I40E_CHECK_CMD_LENGTH(i40e_aqc_lldp_update_tlv);
2423
2424 /* Stop LLDP (direct 0x0A05) */
2425 struct i40e_aqc_lldp_stop {
2426         u8      command;
2427 #define I40E_AQ_LLDP_AGENT_STOP         0x0
2428 #define I40E_AQ_LLDP_AGENT_SHUTDOWN     0x1
2429         u8      reserved[15];
2430 };
2431
2432 I40E_CHECK_CMD_LENGTH(i40e_aqc_lldp_stop);
2433
2434 /* Start LLDP (direct 0x0A06) */
2435
2436 struct i40e_aqc_lldp_start {
2437         u8      command;
2438 #define I40E_AQ_LLDP_AGENT_START        0x1
2439         u8      reserved[15];
2440 };
2441
2442 I40E_CHECK_CMD_LENGTH(i40e_aqc_lldp_start);
2443
2444 /* Get CEE DCBX Oper Config (0x0A07)
2445  * uses the generic descriptor struct
2446  * returns below as indirect response
2447  */
2448
2449 #define I40E_AQC_CEE_APP_FCOE_SHIFT     0x0
2450 #define I40E_AQC_CEE_APP_FCOE_MASK      (0x7 << I40E_AQC_CEE_APP_FCOE_SHIFT)
2451 #define I40E_AQC_CEE_APP_ISCSI_SHIFT    0x3
2452 #define I40E_AQC_CEE_APP_ISCSI_MASK     (0x7 << I40E_AQC_CEE_APP_ISCSI_SHIFT)
2453 #define I40E_AQC_CEE_APP_FIP_SHIFT      0x8
2454 #define I40E_AQC_CEE_APP_FIP_MASK       (0x7 << I40E_AQC_CEE_APP_FIP_SHIFT)
2455
2456 #define I40E_AQC_CEE_PG_STATUS_SHIFT    0x0
2457 #define I40E_AQC_CEE_PG_STATUS_MASK     (0x7 << I40E_AQC_CEE_PG_STATUS_SHIFT)
2458 #define I40E_AQC_CEE_PFC_STATUS_SHIFT   0x3
2459 #define I40E_AQC_CEE_PFC_STATUS_MASK    (0x7 << I40E_AQC_CEE_PFC_STATUS_SHIFT)
2460 #define I40E_AQC_CEE_APP_STATUS_SHIFT   0x8
2461 #define I40E_AQC_CEE_APP_STATUS_MASK    (0x7 << I40E_AQC_CEE_APP_STATUS_SHIFT)
2462 #define I40E_AQC_CEE_FCOE_STATUS_SHIFT  0x8
2463 #define I40E_AQC_CEE_FCOE_STATUS_MASK   (0x7 << I40E_AQC_CEE_FCOE_STATUS_SHIFT)
2464 #define I40E_AQC_CEE_ISCSI_STATUS_SHIFT 0xB
2465 #define I40E_AQC_CEE_ISCSI_STATUS_MASK  (0x7 << I40E_AQC_CEE_ISCSI_STATUS_SHIFT)
2466 #define I40E_AQC_CEE_FIP_STATUS_SHIFT   0x10
2467 #define I40E_AQC_CEE_FIP_STATUS_MASK    (0x7 << I40E_AQC_CEE_FIP_STATUS_SHIFT)
2468
2469 /* struct i40e_aqc_get_cee_dcb_cfg_v1_resp was originally defined with
2470  * word boundary layout issues, which the Linux compilers silently deal
2471  * with by adding padding, making the actual struct larger than designed.
2472  * However, the FW compiler for the NIC is less lenient and complains
2473  * about the struct.  Hence, the struct defined here has an extra byte in
2474  * fields reserved3 and reserved4 to directly acknowledge that padding,
2475  * and the new length is used in the length check macro.
2476  */
2477 struct i40e_aqc_get_cee_dcb_cfg_v1_resp {
2478         u8      reserved1;
2479         u8      oper_num_tc;
2480         u8      oper_prio_tc[4];
2481         u8      reserved2;
2482         u8      oper_tc_bw[8];
2483         u8      oper_pfc_en;
2484         u8      reserved3[2];
2485         __le16  oper_app_prio;
2486         u8      reserved4[2];
2487         __le16  tlv_status;
2488 };
2489
2490 I40E_CHECK_STRUCT_LEN(0x18, i40e_aqc_get_cee_dcb_cfg_v1_resp);
2491
2492 struct i40e_aqc_get_cee_dcb_cfg_resp {
2493         u8      oper_num_tc;
2494         u8      oper_prio_tc[4];
2495         u8      oper_tc_bw[8];
2496         u8      oper_pfc_en;
2497         __le16  oper_app_prio;
2498         __le32  tlv_status;
2499         u8      reserved[12];
2500 };
2501
2502 I40E_CHECK_STRUCT_LEN(0x20, i40e_aqc_get_cee_dcb_cfg_resp);
2503
2504 /*      Set Local LLDP MIB (indirect 0x0A08)
2505  *      Used to replace the local MIB of a given LLDP agent. e.g. DCBx
2506  */
2507 struct i40e_aqc_lldp_set_local_mib {
2508 #define SET_LOCAL_MIB_AC_TYPE_DCBX_SHIFT        0
2509 #define SET_LOCAL_MIB_AC_TYPE_DCBX_MASK (1 << \
2510                                         SET_LOCAL_MIB_AC_TYPE_DCBX_SHIFT)
2511 #define SET_LOCAL_MIB_AC_TYPE_LOCAL_MIB 0x0
2512 #define SET_LOCAL_MIB_AC_TYPE_NON_WILLING_APPS_SHIFT    (1)
2513 #define SET_LOCAL_MIB_AC_TYPE_NON_WILLING_APPS_MASK     (1 << \
2514                                 SET_LOCAL_MIB_AC_TYPE_NON_WILLING_APPS_SHIFT)
2515 #define SET_LOCAL_MIB_AC_TYPE_NON_WILLING_APPS          0x1
2516         u8      type;
2517         u8      reserved0;
2518         __le16  length;
2519         u8      reserved1[4];
2520         __le32  address_high;
2521         __le32  address_low;
2522 };
2523
2524 I40E_CHECK_CMD_LENGTH(i40e_aqc_lldp_set_local_mib);
2525
2526 struct i40e_aqc_lldp_set_local_mib_resp {
2527 #define SET_LOCAL_MIB_RESP_EVENT_TRIGGERED_MASK      0x01
2528         u8  status;
2529         u8  reserved[15];
2530 };
2531
2532 I40E_CHECK_STRUCT_LEN(0x10, i40e_aqc_lldp_set_local_mib_resp);
2533
2534 /*      Stop/Start LLDP Agent (direct 0x0A09)
2535  *      Used for stopping/starting specific LLDP agent. e.g. DCBx
2536  */
2537 struct i40e_aqc_lldp_stop_start_specific_agent {
2538 #define I40E_AQC_START_SPECIFIC_AGENT_SHIFT     0
2539 #define I40E_AQC_START_SPECIFIC_AGENT_MASK \
2540                                 (1 << I40E_AQC_START_SPECIFIC_AGENT_SHIFT)
2541         u8      command;
2542         u8      reserved[15];
2543 };
2544
2545 I40E_CHECK_CMD_LENGTH(i40e_aqc_lldp_stop_start_specific_agent);
2546
2547 /* Add Udp Tunnel command and completion (direct 0x0B00) */
2548 struct i40e_aqc_add_udp_tunnel {
2549         __le16  udp_port;
2550         u8      reserved0[3];
2551         u8      protocol_type;
2552 #define I40E_AQC_TUNNEL_TYPE_VXLAN      0x00
2553 #define I40E_AQC_TUNNEL_TYPE_NGE        0x01
2554 #define I40E_AQC_TUNNEL_TYPE_TEREDO     0x10
2555 #define I40E_AQC_TUNNEL_TYPE_VXLAN_GPE  0x11
2556         u8      reserved1[10];
2557 };
2558
2559 I40E_CHECK_CMD_LENGTH(i40e_aqc_add_udp_tunnel);
2560
2561 struct i40e_aqc_add_udp_tunnel_completion {
2562         __le16  udp_port;
2563         u8      filter_entry_index;
2564         u8      multiple_pfs;
2565 #define I40E_AQC_SINGLE_PF              0x0
2566 #define I40E_AQC_MULTIPLE_PFS           0x1
2567         u8      total_filters;
2568         u8      reserved[11];
2569 };
2570
2571 I40E_CHECK_CMD_LENGTH(i40e_aqc_add_udp_tunnel_completion);
2572
2573 /* remove UDP Tunnel command (0x0B01) */
2574 struct i40e_aqc_remove_udp_tunnel {
2575         u8      reserved[2];
2576         u8      index; /* 0 to 15 */
2577         u8      reserved2[13];
2578 };
2579
2580 I40E_CHECK_CMD_LENGTH(i40e_aqc_remove_udp_tunnel);
2581
2582 struct i40e_aqc_del_udp_tunnel_completion {
2583         __le16  udp_port;
2584         u8      index; /* 0 to 15 */
2585         u8      multiple_pfs;
2586         u8      total_filters_used;
2587         u8      reserved1[11];
2588 };
2589
2590 I40E_CHECK_CMD_LENGTH(i40e_aqc_del_udp_tunnel_completion);
2591
2592 struct i40e_aqc_get_set_rss_key {
2593 #define I40E_AQC_SET_RSS_KEY_VSI_VALID          (0x1 << 15)
2594 #define I40E_AQC_SET_RSS_KEY_VSI_ID_SHIFT       0
2595 #define I40E_AQC_SET_RSS_KEY_VSI_ID_MASK        (0x3FF << \
2596                                         I40E_AQC_SET_RSS_KEY_VSI_ID_SHIFT)
2597         __le16  vsi_id;
2598         u8      reserved[6];
2599         __le32  addr_high;
2600         __le32  addr_low;
2601 };
2602
2603 I40E_CHECK_CMD_LENGTH(i40e_aqc_get_set_rss_key);
2604
2605 struct i40e_aqc_get_set_rss_key_data {
2606         u8 standard_rss_key[0x28];
2607         u8 extended_hash_key[0xc];
2608 };
2609
2610 I40E_CHECK_STRUCT_LEN(0x34, i40e_aqc_get_set_rss_key_data);
2611
2612 struct  i40e_aqc_get_set_rss_lut {
2613 #define I40E_AQC_SET_RSS_LUT_VSI_VALID          (0x1 << 15)
2614 #define I40E_AQC_SET_RSS_LUT_VSI_ID_SHIFT       0
2615 #define I40E_AQC_SET_RSS_LUT_VSI_ID_MASK        (0x3FF << \
2616                                         I40E_AQC_SET_RSS_LUT_VSI_ID_SHIFT)
2617         __le16  vsi_id;
2618 #define I40E_AQC_SET_RSS_LUT_TABLE_TYPE_SHIFT   0
2619 #define I40E_AQC_SET_RSS_LUT_TABLE_TYPE_MASK    (0x1 << \
2620                                         I40E_AQC_SET_RSS_LUT_TABLE_TYPE_SHIFT)
2621
2622 #define I40E_AQC_SET_RSS_LUT_TABLE_TYPE_VSI     0
2623 #define I40E_AQC_SET_RSS_LUT_TABLE_TYPE_PF      1
2624         __le16  flags;
2625         u8      reserved[4];
2626         __le32  addr_high;
2627         __le32  addr_low;
2628 };
2629
2630 I40E_CHECK_CMD_LENGTH(i40e_aqc_get_set_rss_lut);
2631
2632 /* tunnel key structure 0x0B10 */
2633
2634 struct i40e_aqc_tunnel_key_structure {
2635         u8      key1_off;
2636         u8      key2_off;
2637         u8      key1_len;  /* 0 to 15 */
2638         u8      key2_len;  /* 0 to 15 */
2639         u8      flags;
2640 #define I40E_AQC_TUNNEL_KEY_STRUCT_OVERRIDE     0x01
2641 /* response flags */
2642 #define I40E_AQC_TUNNEL_KEY_STRUCT_SUCCESS      0x01
2643 #define I40E_AQC_TUNNEL_KEY_STRUCT_MODIFIED     0x02
2644 #define I40E_AQC_TUNNEL_KEY_STRUCT_OVERRIDDEN   0x03
2645         u8      network_key_index;
2646 #define I40E_AQC_NETWORK_KEY_INDEX_VXLAN                0x0
2647 #define I40E_AQC_NETWORK_KEY_INDEX_NGE                  0x1
2648 #define I40E_AQC_NETWORK_KEY_INDEX_FLEX_MAC_IN_UDP      0x2
2649 #define I40E_AQC_NETWORK_KEY_INDEX_GRE                  0x3
2650         u8      reserved[10];
2651 };
2652
2653 I40E_CHECK_CMD_LENGTH(i40e_aqc_tunnel_key_structure);
2654
2655 /* OEM mode commands (direct 0xFE0x) */
2656 struct i40e_aqc_oem_param_change {
2657         __le32  param_type;
2658 #define I40E_AQ_OEM_PARAM_TYPE_PF_CTL   0
2659 #define I40E_AQ_OEM_PARAM_TYPE_BW_CTL   1
2660 #define I40E_AQ_OEM_PARAM_MAC           2
2661         __le32  param_value1;
2662         __le16  param_value2;
2663         u8      reserved[6];
2664 };
2665
2666 I40E_CHECK_CMD_LENGTH(i40e_aqc_oem_param_change);
2667
2668 struct i40e_aqc_oem_state_change {
2669         __le32  state;
2670 #define I40E_AQ_OEM_STATE_LINK_DOWN     0x0
2671 #define I40E_AQ_OEM_STATE_LINK_UP       0x1
2672         u8      reserved[12];
2673 };
2674
2675 I40E_CHECK_CMD_LENGTH(i40e_aqc_oem_state_change);
2676
2677 /* Initialize OCSD (0xFE02, direct) */
2678 struct i40e_aqc_opc_oem_ocsd_initialize {
2679         u8 type_status;
2680         u8 reserved1[3];
2681         __le32 ocsd_memory_block_addr_high;
2682         __le32 ocsd_memory_block_addr_low;
2683         __le32 requested_update_interval;
2684 };
2685
2686 I40E_CHECK_CMD_LENGTH(i40e_aqc_opc_oem_ocsd_initialize);
2687
2688 /* Initialize OCBB  (0xFE03, direct) */
2689 struct i40e_aqc_opc_oem_ocbb_initialize {
2690         u8 type_status;
2691         u8 reserved1[3];
2692         __le32 ocbb_memory_block_addr_high;
2693         __le32 ocbb_memory_block_addr_low;
2694         u8 reserved2[4];
2695 };
2696
2697 I40E_CHECK_CMD_LENGTH(i40e_aqc_opc_oem_ocbb_initialize);
2698
2699 /* debug commands */
2700
2701 /* get device id (0xFF00) uses the generic structure */
2702
2703 /* set test more (0xFF01, internal) */
2704
2705 struct i40e_acq_set_test_mode {
2706         u8      mode;
2707 #define I40E_AQ_TEST_PARTIAL    0
2708 #define I40E_AQ_TEST_FULL       1
2709 #define I40E_AQ_TEST_NVM        2
2710         u8      reserved[3];
2711         u8      command;
2712 #define I40E_AQ_TEST_OPEN       0
2713 #define I40E_AQ_TEST_CLOSE      1
2714 #define I40E_AQ_TEST_INC        2
2715         u8      reserved2[3];
2716         __le32  address_high;
2717         __le32  address_low;
2718 };
2719
2720 I40E_CHECK_CMD_LENGTH(i40e_acq_set_test_mode);
2721
2722 /* Debug Read Register command (0xFF03)
2723  * Debug Write Register command (0xFF04)
2724  */
2725 struct i40e_aqc_debug_reg_read_write {
2726         __le32 reserved;
2727         __le32 address;
2728         __le32 value_high;
2729         __le32 value_low;
2730 };
2731
2732 I40E_CHECK_CMD_LENGTH(i40e_aqc_debug_reg_read_write);
2733
2734 /* Scatter/gather Reg Read  (indirect 0xFF05)
2735  * Scatter/gather Reg Write (indirect 0xFF06)
2736  */
2737
2738 /* i40e_aq_desc is used for the command */
2739 struct i40e_aqc_debug_reg_sg_element_data {
2740         __le32 address;
2741         __le32 value;
2742 };
2743
2744 /* Debug Modify register (direct 0xFF07) */
2745 struct i40e_aqc_debug_modify_reg {
2746         __le32 address;
2747         __le32 value;
2748         __le32 clear_mask;
2749         __le32 set_mask;
2750 };
2751
2752 I40E_CHECK_CMD_LENGTH(i40e_aqc_debug_modify_reg);
2753
2754 /* dump internal data (0xFF08, indirect) */
2755
2756 #define I40E_AQ_CLUSTER_ID_AUX          0
2757 #define I40E_AQ_CLUSTER_ID_SWITCH_FLU   1
2758 #define I40E_AQ_CLUSTER_ID_TXSCHED      2
2759 #define I40E_AQ_CLUSTER_ID_HMC          3
2760 #define I40E_AQ_CLUSTER_ID_MAC0         4
2761 #define I40E_AQ_CLUSTER_ID_MAC1         5
2762 #define I40E_AQ_CLUSTER_ID_MAC2         6
2763 #define I40E_AQ_CLUSTER_ID_MAC3         7
2764 #define I40E_AQ_CLUSTER_ID_DCB          8
2765 #define I40E_AQ_CLUSTER_ID_EMP_MEM      9
2766 #define I40E_AQ_CLUSTER_ID_PKT_BUF      10
2767 #define I40E_AQ_CLUSTER_ID_ALTRAM       11
2768
2769 struct i40e_aqc_debug_dump_internals {
2770         u8      cluster_id;
2771         u8      table_id;
2772         __le16  data_size;
2773         __le32  idx;
2774         __le32  address_high;
2775         __le32  address_low;
2776 };
2777
2778 I40E_CHECK_CMD_LENGTH(i40e_aqc_debug_dump_internals);
2779
2780 struct i40e_aqc_debug_modify_internals {
2781         u8      cluster_id;
2782         u8      cluster_specific_params[7];
2783         __le32  address_high;
2784         __le32  address_low;
2785 };
2786
2787 I40E_CHECK_CMD_LENGTH(i40e_aqc_debug_modify_internals);
2788
2789 #endif /* _I40E_ADMINQ_CMD_H_ */