c0fedea0e5987c61e399e10bbd930ae8f95e2f63
[dpdk.git] / drivers / net / ixgbe / base / ixgbe_vf.c
1 /*******************************************************************************
2
3 Copyright (c) 2001-2015, Intel Corporation
4 All rights reserved.
5
6 Redistribution and use in source and binary forms, with or without
7 modification, are permitted provided that the following conditions are met:
8
9  1. Redistributions of source code must retain the above copyright notice,
10     this list of conditions and the following disclaimer.
11
12  2. Redistributions in binary form must reproduce the above copyright
13     notice, this list of conditions and the following disclaimer in the
14     documentation and/or other materials provided with the distribution.
15
16  3. Neither the name of the Intel Corporation nor the names of its
17     contributors may be used to endorse or promote products derived from
18     this software without specific prior written permission.
19
20 THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS "AS IS"
21 AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE
22 IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE
23 ARE DISCLAIMED. IN NO EVENT SHALL THE COPYRIGHT OWNER OR CONTRIBUTORS BE
24 LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR
25 CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF
26 SUBSTITUTE GOODS OR SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS
27 INTERRUPTION) HOWEVER CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN
28 CONTRACT, STRICT LIABILITY, OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE)
29 ARISING IN ANY WAY OUT OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF THE
30 POSSIBILITY OF SUCH DAMAGE.
31
32 ***************************************************************************/
33
34
35 #include "ixgbe_api.h"
36 #include "ixgbe_type.h"
37 #include "ixgbe_vf.h"
38
39 #ifndef IXGBE_VFWRITE_REG
40 #define IXGBE_VFWRITE_REG IXGBE_WRITE_REG
41 #endif
42 #ifndef IXGBE_VFREAD_REG
43 #define IXGBE_VFREAD_REG IXGBE_READ_REG
44 #endif
45
46 /**
47  *  ixgbe_init_ops_vf - Initialize the pointers for vf
48  *  @hw: pointer to hardware structure
49  *
50  *  This will assign function pointers, adapter-specific functions can
51  *  override the assignment of generic function pointers by assigning
52  *  their own adapter-specific function pointers.
53  *  Does not touch the hardware.
54  **/
55 s32 ixgbe_init_ops_vf(struct ixgbe_hw *hw)
56 {
57         /* MAC */
58         hw->mac.ops.init_hw = ixgbe_init_hw_vf;
59         hw->mac.ops.reset_hw = ixgbe_reset_hw_vf;
60         hw->mac.ops.start_hw = ixgbe_start_hw_vf;
61         /* Cannot clear stats on VF */
62         hw->mac.ops.clear_hw_cntrs = NULL;
63         hw->mac.ops.get_media_type = NULL;
64         hw->mac.ops.get_mac_addr = ixgbe_get_mac_addr_vf;
65         hw->mac.ops.stop_adapter = ixgbe_stop_adapter_vf;
66         hw->mac.ops.get_bus_info = NULL;
67
68         /* Link */
69         hw->mac.ops.setup_link = ixgbe_setup_mac_link_vf;
70         hw->mac.ops.check_link = ixgbe_check_mac_link_vf;
71         hw->mac.ops.get_link_capabilities = NULL;
72
73         /* RAR, Multicast, VLAN */
74         hw->mac.ops.set_rar = ixgbe_set_rar_vf;
75         hw->mac.ops.set_uc_addr = ixgbevf_set_uc_addr_vf;
76         hw->mac.ops.init_rx_addrs = NULL;
77         hw->mac.ops.update_mc_addr_list = ixgbe_update_mc_addr_list_vf;
78         hw->mac.ops.update_xcast_mode = ixgbevf_update_xcast_mode;
79         hw->mac.ops.enable_mc = NULL;
80         hw->mac.ops.disable_mc = NULL;
81         hw->mac.ops.clear_vfta = NULL;
82         hw->mac.ops.set_vfta = ixgbe_set_vfta_vf;
83
84         hw->mac.max_tx_queues = 1;
85         hw->mac.max_rx_queues = 1;
86
87         hw->mbx.ops.init_params = ixgbe_init_mbx_params_vf;
88
89         return IXGBE_SUCCESS;
90 }
91
92 /* ixgbe_virt_clr_reg - Set register to default (power on) state.
93  *  @hw: pointer to hardware structure
94  */
95 static void ixgbe_virt_clr_reg(struct ixgbe_hw *hw)
96 {
97         int i;
98         u32 vfsrrctl;
99         u32 vfdca_rxctrl;
100         u32 vfdca_txctrl;
101
102         /* VRSRRCTL default values (BSIZEPACKET = 2048, BSIZEHEADER = 256) */
103         vfsrrctl = 0x100 << IXGBE_SRRCTL_BSIZEHDRSIZE_SHIFT;
104         vfsrrctl |= 0x800 >> IXGBE_SRRCTL_BSIZEPKT_SHIFT;
105
106         /* DCA_RXCTRL default value */
107         vfdca_rxctrl = IXGBE_DCA_RXCTRL_DESC_RRO_EN |
108                        IXGBE_DCA_RXCTRL_DATA_WRO_EN |
109                        IXGBE_DCA_RXCTRL_HEAD_WRO_EN;
110
111         /* DCA_TXCTRL default value */
112         vfdca_txctrl = IXGBE_DCA_TXCTRL_DESC_RRO_EN |
113                        IXGBE_DCA_TXCTRL_DESC_WRO_EN |
114                        IXGBE_DCA_TXCTRL_DATA_RRO_EN;
115
116         IXGBE_WRITE_REG(hw, IXGBE_VFPSRTYPE, 0);
117
118         for (i = 0; i < 7; i++) {
119                 IXGBE_WRITE_REG(hw, IXGBE_VFRDH(i), 0);
120                 IXGBE_WRITE_REG(hw, IXGBE_VFRDT(i), 0);
121                 IXGBE_WRITE_REG(hw, IXGBE_VFRXDCTL(i), 0);
122                 IXGBE_WRITE_REG(hw, IXGBE_VFSRRCTL(i), vfsrrctl);
123                 IXGBE_WRITE_REG(hw, IXGBE_VFTDH(i), 0);
124                 IXGBE_WRITE_REG(hw, IXGBE_VFTDT(i), 0);
125                 IXGBE_WRITE_REG(hw, IXGBE_VFTXDCTL(i), 0);
126                 IXGBE_WRITE_REG(hw, IXGBE_VFTDWBAH(i), 0);
127                 IXGBE_WRITE_REG(hw, IXGBE_VFTDWBAL(i), 0);
128                 IXGBE_WRITE_REG(hw, IXGBE_VFDCA_RXCTRL(i), vfdca_rxctrl);
129                 IXGBE_WRITE_REG(hw, IXGBE_VFDCA_TXCTRL(i), vfdca_txctrl);
130         }
131
132         IXGBE_WRITE_FLUSH(hw);
133 }
134
135 /**
136  *  ixgbe_start_hw_vf - Prepare hardware for Tx/Rx
137  *  @hw: pointer to hardware structure
138  *
139  *  Starts the hardware by filling the bus info structure and media type, clears
140  *  all on chip counters, initializes receive address registers, multicast
141  *  table, VLAN filter table, calls routine to set up link and flow control
142  *  settings, and leaves transmit and receive units disabled and uninitialized
143  **/
144 s32 ixgbe_start_hw_vf(struct ixgbe_hw *hw)
145 {
146         /* Clear adapter stopped flag */
147         hw->adapter_stopped = false;
148
149         return IXGBE_SUCCESS;
150 }
151
152 /**
153  *  ixgbe_init_hw_vf - virtual function hardware initialization
154  *  @hw: pointer to hardware structure
155  *
156  *  Initialize the hardware by resetting the hardware and then starting
157  *  the hardware
158  **/
159 s32 ixgbe_init_hw_vf(struct ixgbe_hw *hw)
160 {
161         s32 status = hw->mac.ops.start_hw(hw);
162
163         hw->mac.ops.get_mac_addr(hw, hw->mac.addr);
164
165         return status;
166 }
167
168 /**
169  *  ixgbe_reset_hw_vf - Performs hardware reset
170  *  @hw: pointer to hardware structure
171  *
172  *  Resets the hardware by reseting the transmit and receive units, masks and
173  *  clears all interrupts.
174  **/
175 s32 ixgbe_reset_hw_vf(struct ixgbe_hw *hw)
176 {
177         struct ixgbe_mbx_info *mbx = &hw->mbx;
178         u32 timeout = IXGBE_VF_INIT_TIMEOUT;
179         s32 ret_val = IXGBE_ERR_INVALID_MAC_ADDR;
180         u32 msgbuf[IXGBE_VF_PERMADDR_MSG_LEN];
181         u8 *addr = (u8 *)(&msgbuf[1]);
182
183         DEBUGFUNC("ixgbevf_reset_hw_vf");
184
185         /* Call adapter stop to disable tx/rx and clear interrupts */
186         hw->mac.ops.stop_adapter(hw);
187
188         /* reset the api version */
189         hw->api_version = ixgbe_mbox_api_10;
190
191         DEBUGOUT("Issuing a function level reset to MAC\n");
192
193         IXGBE_VFWRITE_REG(hw, IXGBE_VFCTRL, IXGBE_CTRL_RST);
194         IXGBE_WRITE_FLUSH(hw);
195
196         msec_delay(50);
197
198         /* we cannot reset while the RSTI / RSTD bits are asserted */
199         while (!mbx->ops.check_for_rst(hw, 0) && timeout) {
200                 timeout--;
201                 usec_delay(5);
202         }
203
204         if (!timeout)
205                 return IXGBE_ERR_RESET_FAILED;
206
207         /* Reset VF registers to initial values */
208         ixgbe_virt_clr_reg(hw);
209
210         /* mailbox timeout can now become active */
211         mbx->timeout = IXGBE_VF_MBX_INIT_TIMEOUT;
212
213         msgbuf[0] = IXGBE_VF_RESET;
214         mbx->ops.write_posted(hw, msgbuf, 1, 0);
215
216         msec_delay(10);
217
218         /*
219          * set our "perm_addr" based on info provided by PF
220          * also set up the mc_filter_type which is piggy backed
221          * on the mac address in word 3
222          */
223         ret_val = mbx->ops.read_posted(hw, msgbuf,
224                         IXGBE_VF_PERMADDR_MSG_LEN, 0);
225         if (ret_val)
226                 return ret_val;
227
228         if (msgbuf[0] != (IXGBE_VF_RESET | IXGBE_VT_MSGTYPE_ACK) &&
229             msgbuf[0] != (IXGBE_VF_RESET | IXGBE_VT_MSGTYPE_NACK))
230                 return IXGBE_ERR_INVALID_MAC_ADDR;
231
232         if (msgbuf[0] == (IXGBE_VF_RESET | IXGBE_VT_MSGTYPE_ACK))
233                 memcpy(hw->mac.perm_addr, addr, IXGBE_ETH_LENGTH_OF_ADDRESS);
234
235         hw->mac.mc_filter_type = msgbuf[IXGBE_VF_MC_TYPE_WORD];
236
237         return ret_val;
238 }
239
240 /**
241  *  ixgbe_stop_adapter_vf - Generic stop Tx/Rx units
242  *  @hw: pointer to hardware structure
243  *
244  *  Sets the adapter_stopped flag within ixgbe_hw struct. Clears interrupts,
245  *  disables transmit and receive units. The adapter_stopped flag is used by
246  *  the shared code and drivers to determine if the adapter is in a stopped
247  *  state and should not touch the hardware.
248  **/
249 s32 ixgbe_stop_adapter_vf(struct ixgbe_hw *hw)
250 {
251         u32 reg_val;
252         u16 i;
253
254         /*
255          * Set the adapter_stopped flag so other driver functions stop touching
256          * the hardware
257          */
258         hw->adapter_stopped = true;
259
260         /* Clear interrupt mask to stop from interrupts being generated */
261         IXGBE_VFWRITE_REG(hw, IXGBE_VTEIMC, IXGBE_VF_IRQ_CLEAR_MASK);
262
263         /* Clear any pending interrupts, flush previous writes */
264         IXGBE_VFREAD_REG(hw, IXGBE_VTEICR);
265
266         /* Disable the transmit unit.  Each queue must be disabled. */
267         for (i = 0; i < hw->mac.max_tx_queues; i++)
268                 IXGBE_VFWRITE_REG(hw, IXGBE_VFTXDCTL(i), IXGBE_TXDCTL_SWFLSH);
269
270         /* Disable the receive unit by stopping each queue */
271         for (i = 0; i < hw->mac.max_rx_queues; i++) {
272                 reg_val = IXGBE_VFREAD_REG(hw, IXGBE_VFRXDCTL(i));
273                 reg_val &= ~IXGBE_RXDCTL_ENABLE;
274                 IXGBE_VFWRITE_REG(hw, IXGBE_VFRXDCTL(i), reg_val);
275         }
276         /* Clear packet split and pool config */
277         IXGBE_WRITE_REG(hw, IXGBE_VFPSRTYPE, 0);
278
279         /* flush all queues disables */
280         IXGBE_WRITE_FLUSH(hw);
281         msec_delay(2);
282
283         return IXGBE_SUCCESS;
284 }
285
286 /**
287  *  ixgbe_mta_vector - Determines bit-vector in multicast table to set
288  *  @hw: pointer to hardware structure
289  *  @mc_addr: the multicast address
290  *
291  *  Extracts the 12 bits, from a multicast address, to determine which
292  *  bit-vector to set in the multicast table. The hardware uses 12 bits, from
293  *  incoming rx multicast addresses, to determine the bit-vector to check in
294  *  the MTA. Which of the 4 combination, of 12-bits, the hardware uses is set
295  *  by the MO field of the MCSTCTRL. The MO field is set during initialization
296  *  to mc_filter_type.
297  **/
298 STATIC s32 ixgbe_mta_vector(struct ixgbe_hw *hw, u8 *mc_addr)
299 {
300         u32 vector = 0;
301
302         switch (hw->mac.mc_filter_type) {
303         case 0:   /* use bits [47:36] of the address */
304                 vector = ((mc_addr[4] >> 4) | (((u16)mc_addr[5]) << 4));
305                 break;
306         case 1:   /* use bits [46:35] of the address */
307                 vector = ((mc_addr[4] >> 3) | (((u16)mc_addr[5]) << 5));
308                 break;
309         case 2:   /* use bits [45:34] of the address */
310                 vector = ((mc_addr[4] >> 2) | (((u16)mc_addr[5]) << 6));
311                 break;
312         case 3:   /* use bits [43:32] of the address */
313                 vector = ((mc_addr[4]) | (((u16)mc_addr[5]) << 8));
314                 break;
315         default:  /* Invalid mc_filter_type */
316                 DEBUGOUT("MC filter type param set incorrectly\n");
317                 ASSERT(0);
318                 break;
319         }
320
321         /* vector can only be 12-bits or boundary will be exceeded */
322         vector &= 0xFFF;
323         return vector;
324 }
325
326 STATIC s32 ixgbevf_write_msg_read_ack(struct ixgbe_hw *hw, u32 *msg,
327                                       u32 *retmsg, u16 size)
328 {
329         struct ixgbe_mbx_info *mbx = &hw->mbx;
330         s32 retval = mbx->ops.write_posted(hw, msg, size, 0);
331
332         if (retval)
333                 return retval;
334
335         return mbx->ops.read_posted(hw, retmsg, size, 0);
336 }
337
338 /**
339  *  ixgbe_set_rar_vf - set device MAC address
340  *  @hw: pointer to hardware structure
341  *  @index: Receive address register to write
342  *  @addr: Address to put into receive address register
343  *  @vmdq: VMDq "set" or "pool" index
344  *  @enable_addr: set flag that address is active
345  **/
346 s32 ixgbe_set_rar_vf(struct ixgbe_hw *hw, u32 index, u8 *addr, u32 vmdq,
347                      u32 enable_addr)
348 {
349         struct ixgbe_mbx_info *mbx = &hw->mbx;
350         u32 msgbuf[3];
351         u8 *msg_addr = (u8 *)(&msgbuf[1]);
352         s32 ret_val;
353         UNREFERENCED_3PARAMETER(vmdq, enable_addr, index);
354
355         memset(msgbuf, 0, 12);
356         msgbuf[0] = IXGBE_VF_SET_MAC_ADDR;
357         memcpy(msg_addr, addr, 6);
358         ret_val = mbx->ops.write_posted(hw, msgbuf, 3, 0);
359
360         if (!ret_val)
361                 ret_val = mbx->ops.read_posted(hw, msgbuf, 3, 0);
362
363         msgbuf[0] &= ~IXGBE_VT_MSGTYPE_CTS;
364
365         /* if nacked the address was rejected, use "perm_addr" */
366         if (!ret_val &&
367             (msgbuf[0] == (IXGBE_VF_SET_MAC_ADDR | IXGBE_VT_MSGTYPE_NACK))) {
368                 ixgbe_get_mac_addr_vf(hw, hw->mac.addr);
369                 return IXGBE_ERR_MBX;
370         }
371
372         return ret_val;
373 }
374
375 /**
376  *  ixgbe_update_mc_addr_list_vf - Update Multicast addresses
377  *  @hw: pointer to the HW structure
378  *  @mc_addr_list: array of multicast addresses to program
379  *  @mc_addr_count: number of multicast addresses to program
380  *  @next: caller supplied function to return next address in list
381  *
382  *  Updates the Multicast Table Array.
383  **/
384 s32 ixgbe_update_mc_addr_list_vf(struct ixgbe_hw *hw, u8 *mc_addr_list,
385                                  u32 mc_addr_count, ixgbe_mc_addr_itr next,
386                                  bool clear)
387 {
388         struct ixgbe_mbx_info *mbx = &hw->mbx;
389         u32 msgbuf[IXGBE_VFMAILBOX_SIZE];
390         u16 *vector_list = (u16 *)&msgbuf[1];
391         u32 vector;
392         u32 cnt, i;
393         u32 vmdq;
394
395         UNREFERENCED_1PARAMETER(clear);
396
397         DEBUGFUNC("ixgbe_update_mc_addr_list_vf");
398
399         /* Each entry in the list uses 1 16 bit word.  We have 30
400          * 16 bit words available in our HW msg buffer (minus 1 for the
401          * msg type).  That's 30 hash values if we pack 'em right.  If
402          * there are more than 30 MC addresses to add then punt the
403          * extras for now and then add code to handle more than 30 later.
404          * It would be unusual for a server to request that many multi-cast
405          * addresses except for in large enterprise network environments.
406          */
407
408         DEBUGOUT1("MC Addr Count = %d\n", mc_addr_count);
409
410         cnt = (mc_addr_count > 30) ? 30 : mc_addr_count;
411         msgbuf[0] = IXGBE_VF_SET_MULTICAST;
412         msgbuf[0] |= cnt << IXGBE_VT_MSGINFO_SHIFT;
413
414         for (i = 0; i < cnt; i++) {
415                 vector = ixgbe_mta_vector(hw, next(hw, &mc_addr_list, &vmdq));
416                 DEBUGOUT1("Hash value = 0x%03X\n", vector);
417                 vector_list[i] = (u16)vector;
418         }
419
420         return mbx->ops.write_posted(hw, msgbuf, IXGBE_VFMAILBOX_SIZE, 0);
421 }
422
423 /**
424  *  ixgbevf_update_xcast_mode - Update Multicast mode
425  *  @hw: pointer to the HW structure
426  *  @xcast_mode: new multicast mode
427  *
428  *  Updates the Multicast Mode of VF.
429  **/
430 s32 ixgbevf_update_xcast_mode(struct ixgbe_hw *hw, int xcast_mode)
431 {
432         struct ixgbe_mbx_info *mbx = &hw->mbx;
433         u32 msgbuf[2];
434         s32 err;
435
436         switch (hw->api_version) {
437         case ixgbe_mbox_api_12:
438         case ixgbe_mbox_api_13:
439                 break;
440         default:
441                 return IXGBE_ERR_FEATURE_NOT_SUPPORTED;
442         }
443
444         msgbuf[0] = IXGBE_VF_UPDATE_XCAST_MODE;
445         msgbuf[1] = xcast_mode;
446
447         err = mbx->ops.write_posted(hw, msgbuf, 2, 0);
448         if (err)
449                 return err;
450
451         err = mbx->ops.read_posted(hw, msgbuf, 2, 0);
452         if (err)
453                 return err;
454
455         msgbuf[0] &= ~IXGBE_VT_MSGTYPE_CTS;
456         if (msgbuf[0] == (IXGBE_VF_UPDATE_XCAST_MODE | IXGBE_VT_MSGTYPE_NACK))
457                 return IXGBE_ERR_FEATURE_NOT_SUPPORTED;
458         return IXGBE_SUCCESS;
459 }
460
461 /**
462  *  ixgbe_set_vfta_vf - Set/Unset vlan filter table address
463  *  @hw: pointer to the HW structure
464  *  @vlan: 12 bit VLAN ID
465  *  @vind: unused by VF drivers
466  *  @vlan_on: if true then set bit, else clear bit
467  *  @vlvf_bypass: boolean flag indicating updating default pool is okay
468  **/
469 s32 ixgbe_set_vfta_vf(struct ixgbe_hw *hw, u32 vlan, u32 vind,
470                       bool vlan_on, bool vlvf_bypass)
471 {
472         struct ixgbe_mbx_info *mbx = &hw->mbx;
473         u32 msgbuf[2];
474         s32 ret_val;
475         UNREFERENCED_2PARAMETER(vind, vlvf_bypass);
476
477         msgbuf[0] = IXGBE_VF_SET_VLAN;
478         msgbuf[1] = vlan;
479         /* Setting the 8 bit field MSG INFO to TRUE indicates "add" */
480         msgbuf[0] |= vlan_on << IXGBE_VT_MSGINFO_SHIFT;
481
482         ret_val = mbx->ops.write_posted(hw, msgbuf, 2, 0);
483         if (!ret_val)
484                 ret_val = mbx->ops.read_posted(hw, msgbuf, 1, 0);
485
486         if (!ret_val && (msgbuf[0] & IXGBE_VT_MSGTYPE_ACK))
487                 return IXGBE_SUCCESS;
488
489         return ret_val | (msgbuf[0] & IXGBE_VT_MSGTYPE_NACK);
490 }
491
492 /**
493  *  ixgbe_get_num_of_tx_queues_vf - Get number of TX queues
494  *  @hw: pointer to hardware structure
495  *
496  *  Returns the number of transmit queues for the given adapter.
497  **/
498 u32 ixgbe_get_num_of_tx_queues_vf(struct ixgbe_hw *hw)
499 {
500         UNREFERENCED_1PARAMETER(hw);
501         return IXGBE_VF_MAX_TX_QUEUES;
502 }
503
504 /**
505  *  ixgbe_get_num_of_rx_queues_vf - Get number of RX queues
506  *  @hw: pointer to hardware structure
507  *
508  *  Returns the number of receive queues for the given adapter.
509  **/
510 u32 ixgbe_get_num_of_rx_queues_vf(struct ixgbe_hw *hw)
511 {
512         UNREFERENCED_1PARAMETER(hw);
513         return IXGBE_VF_MAX_RX_QUEUES;
514 }
515
516 /**
517  *  ixgbe_get_mac_addr_vf - Read device MAC address
518  *  @hw: pointer to the HW structure
519  **/
520 s32 ixgbe_get_mac_addr_vf(struct ixgbe_hw *hw, u8 *mac_addr)
521 {
522         int i;
523
524         for (i = 0; i < IXGBE_ETH_LENGTH_OF_ADDRESS; i++)
525                 mac_addr[i] = hw->mac.perm_addr[i];
526
527         return IXGBE_SUCCESS;
528 }
529
530 s32 ixgbevf_set_uc_addr_vf(struct ixgbe_hw *hw, u32 index, u8 *addr)
531 {
532         struct ixgbe_mbx_info *mbx = &hw->mbx;
533         u32 msgbuf[3];
534         u8 *msg_addr = (u8 *)(&msgbuf[1]);
535         s32 ret_val;
536
537         memset(msgbuf, 0, sizeof(msgbuf));
538         /*
539          * If index is one then this is the start of a new list and needs
540          * indication to the PF so it can do it's own list management.
541          * If it is zero then that tells the PF to just clear all of
542          * this VF's macvlans and there is no new list.
543          */
544         msgbuf[0] |= index << IXGBE_VT_MSGINFO_SHIFT;
545         msgbuf[0] |= IXGBE_VF_SET_MACVLAN;
546         if (addr)
547                 memcpy(msg_addr, addr, 6);
548         ret_val = mbx->ops.write_posted(hw, msgbuf, 3, 0);
549
550         if (!ret_val)
551                 ret_val = mbx->ops.read_posted(hw, msgbuf, 3, 0);
552
553         msgbuf[0] &= ~IXGBE_VT_MSGTYPE_CTS;
554
555         if (!ret_val)
556                 if (msgbuf[0] == (IXGBE_VF_SET_MACVLAN | IXGBE_VT_MSGTYPE_NACK))
557                         ret_val = IXGBE_ERR_OUT_OF_MEM;
558
559         return ret_val;
560 }
561
562 /**
563  *  ixgbe_setup_mac_link_vf - Setup MAC link settings
564  *  @hw: pointer to hardware structure
565  *  @speed: new link speed
566  *  @autoneg: true if autonegotiation enabled
567  *  @autoneg_wait_to_complete: true when waiting for completion is needed
568  *
569  *  Set the link speed in the AUTOC register and restarts link.
570  **/
571 s32 ixgbe_setup_mac_link_vf(struct ixgbe_hw *hw, ixgbe_link_speed speed,
572                             bool autoneg_wait_to_complete)
573 {
574         UNREFERENCED_3PARAMETER(hw, speed, autoneg_wait_to_complete);
575         return IXGBE_SUCCESS;
576 }
577
578 /**
579  *  ixgbe_check_mac_link_vf - Get link/speed status
580  *  @hw: pointer to hardware structure
581  *  @speed: pointer to link speed
582  *  @link_up: true is link is up, false otherwise
583  *  @autoneg_wait_to_complete: true when waiting for completion is needed
584  *
585  *  Reads the links register to determine if link is up and the current speed
586  **/
587 s32 ixgbe_check_mac_link_vf(struct ixgbe_hw *hw, ixgbe_link_speed *speed,
588                             bool *link_up, bool autoneg_wait_to_complete)
589 {
590         struct ixgbe_mbx_info *mbx = &hw->mbx;
591         struct ixgbe_mac_info *mac = &hw->mac;
592         s32 ret_val = IXGBE_SUCCESS;
593         u32 links_reg;
594         u32 in_msg = 0;
595         UNREFERENCED_1PARAMETER(autoneg_wait_to_complete);
596
597         /* If we were hit with a reset drop the link */
598         if (!mbx->ops.check_for_rst(hw, 0) || !mbx->timeout)
599                 mac->get_link_status = true;
600
601         if (!mac->get_link_status)
602                 goto out;
603
604         /* if link status is down no point in checking to see if pf is up */
605         links_reg = IXGBE_READ_REG(hw, IXGBE_VFLINKS);
606         if (!(links_reg & IXGBE_LINKS_UP))
607                 goto out;
608
609         /* for SFP+ modules and DA cables on 82599 it can take up to 500usecs
610          * before the link status is correct
611          */
612         if (mac->type == ixgbe_mac_82599_vf) {
613                 int i;
614
615                 for (i = 0; i < 5; i++) {
616                         usec_delay(100);
617                         links_reg = IXGBE_READ_REG(hw, IXGBE_VFLINKS);
618
619                         if (!(links_reg & IXGBE_LINKS_UP))
620                                 goto out;
621                 }
622         }
623
624         switch (links_reg & IXGBE_LINKS_SPEED_82599) {
625         case IXGBE_LINKS_SPEED_10G_82599:
626                 *speed = IXGBE_LINK_SPEED_10GB_FULL;
627                 break;
628         case IXGBE_LINKS_SPEED_1G_82599:
629                 *speed = IXGBE_LINK_SPEED_1GB_FULL;
630                 break;
631         case IXGBE_LINKS_SPEED_100_82599:
632                 *speed = IXGBE_LINK_SPEED_100_FULL;
633                 break;
634         }
635
636         /* if the read failed it could just be a mailbox collision, best wait
637          * until we are called again and don't report an error
638          */
639         if (mbx->ops.read(hw, &in_msg, 1, 0))
640                 goto out;
641
642         if (!(in_msg & IXGBE_VT_MSGTYPE_CTS)) {
643                 /* msg is not CTS and is NACK we must have lost CTS status */
644                 if (in_msg & IXGBE_VT_MSGTYPE_NACK)
645                         ret_val = -1;
646                 goto out;
647         }
648
649         /* the pf is talking, if we timed out in the past we reinit */
650         if (!mbx->timeout) {
651                 ret_val = -1;
652                 goto out;
653         }
654
655         /* if we passed all the tests above then the link is up and we no
656          * longer need to check for link
657          */
658         mac->get_link_status = false;
659
660 out:
661         *link_up = !mac->get_link_status;
662         return ret_val;
663 }
664
665 /**
666  *  ixgbevf_rlpml_set_vf - Set the maximum receive packet length
667  *  @hw: pointer to the HW structure
668  *  @max_size: value to assign to max frame size
669  **/
670 s32 ixgbevf_rlpml_set_vf(struct ixgbe_hw *hw, u16 max_size)
671 {
672         u32 msgbuf[2];
673         s32 retval;
674
675         msgbuf[0] = IXGBE_VF_SET_LPE;
676         msgbuf[1] = max_size;
677
678         retval = ixgbevf_write_msg_read_ack(hw, msgbuf, msgbuf, 2);
679         if (retval)
680                 return retval;
681         if ((msgbuf[0] & IXGBE_VF_SET_LPE) &&
682             (msgbuf[0] & IXGBE_VT_MSGTYPE_NACK))
683                 return IXGBE_ERR_MBX;
684
685         return 0;
686 }
687
688 /**
689  *  ixgbevf_negotiate_api_version - Negotiate supported API version
690  *  @hw: pointer to the HW structure
691  *  @api: integer containing requested API version
692  **/
693 int ixgbevf_negotiate_api_version(struct ixgbe_hw *hw, int api)
694 {
695         int err;
696         u32 msg[3];
697
698         /* Negotiate the mailbox API version */
699         msg[0] = IXGBE_VF_API_NEGOTIATE;
700         msg[1] = api;
701         msg[2] = 0;
702         err = hw->mbx.ops.write_posted(hw, msg, 3, 0);
703
704         if (!err)
705                 err = hw->mbx.ops.read_posted(hw, msg, 3, 0);
706
707         if (!err) {
708                 msg[0] &= ~IXGBE_VT_MSGTYPE_CTS;
709
710                 /* Store value and return 0 on success */
711                 if (msg[0] == (IXGBE_VF_API_NEGOTIATE | IXGBE_VT_MSGTYPE_ACK)) {
712                         hw->api_version = api;
713                         return 0;
714                 }
715
716                 err = IXGBE_ERR_INVALID_ARGUMENT;
717         }
718
719         return err;
720 }
721
722 int ixgbevf_get_queues(struct ixgbe_hw *hw, unsigned int *num_tcs,
723                        unsigned int *default_tc)
724 {
725         int err;
726         u32 msg[5];
727
728         /* do nothing if API doesn't support ixgbevf_get_queues */
729         switch (hw->api_version) {
730         case ixgbe_mbox_api_11:
731         case ixgbe_mbox_api_12:
732         case ixgbe_mbox_api_13:
733                 break;
734         default:
735                 return 0;
736         }
737
738         /* Fetch queue configuration from the PF */
739         msg[0] = IXGBE_VF_GET_QUEUES;
740         msg[1] = msg[2] = msg[3] = msg[4] = 0;
741         err = hw->mbx.ops.write_posted(hw, msg, 5, 0);
742
743         if (!err)
744                 err = hw->mbx.ops.read_posted(hw, msg, 5, 0);
745
746         if (!err) {
747                 msg[0] &= ~IXGBE_VT_MSGTYPE_CTS;
748
749                 /*
750                  * if we we didn't get an ACK there must have been
751                  * some sort of mailbox error so we should treat it
752                  * as such
753                  */
754                 if (msg[0] != (IXGBE_VF_GET_QUEUES | IXGBE_VT_MSGTYPE_ACK))
755                         return IXGBE_ERR_MBX;
756
757                 /* record and validate values from message */
758                 hw->mac.max_tx_queues = msg[IXGBE_VF_TX_QUEUES];
759                 if (hw->mac.max_tx_queues == 0 ||
760                     hw->mac.max_tx_queues > IXGBE_VF_MAX_TX_QUEUES)
761                         hw->mac.max_tx_queues = IXGBE_VF_MAX_TX_QUEUES;
762
763                 hw->mac.max_rx_queues = msg[IXGBE_VF_RX_QUEUES];
764                 if (hw->mac.max_rx_queues == 0 ||
765                     hw->mac.max_rx_queues > IXGBE_VF_MAX_RX_QUEUES)
766                         hw->mac.max_rx_queues = IXGBE_VF_MAX_RX_QUEUES;
767
768                 *num_tcs = msg[IXGBE_VF_TRANS_VLAN];
769                 /* in case of unknown state assume we cannot tag frames */
770                 if (*num_tcs > hw->mac.max_rx_queues)
771                         *num_tcs = 1;
772
773                 *default_tc = msg[IXGBE_VF_DEF_QUEUE];
774                 /* default to queue 0 on out-of-bounds queue number */
775                 if (*default_tc >= hw->mac.max_tx_queues)
776                         *default_tc = 0;
777         }
778
779         return err;
780 }