a32ba4da3224717200a8fe3f17b9ad36e6e624b3
[dpdk.git] / drivers / net / ixgbe / ixgbe_ethdev.h
1 /*-
2  *   BSD LICENSE
3  *
4  *   Copyright(c) 2010-2016 Intel Corporation. All rights reserved.
5  *   All rights reserved.
6  *
7  *   Redistribution and use in source and binary forms, with or without
8  *   modification, are permitted provided that the following conditions
9  *   are met:
10  *
11  *     * Redistributions of source code must retain the above copyright
12  *       notice, this list of conditions and the following disclaimer.
13  *     * Redistributions in binary form must reproduce the above copyright
14  *       notice, this list of conditions and the following disclaimer in
15  *       the documentation and/or other materials provided with the
16  *       distribution.
17  *     * Neither the name of Intel Corporation nor the names of its
18  *       contributors may be used to endorse or promote products derived
19  *       from this software without specific prior written permission.
20  *
21  *   THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS
22  *   "AS IS" AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT
23  *   LIMITED TO, THE IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR
24  *   A PARTICULAR PURPOSE ARE DISCLAIMED. IN NO EVENT SHALL THE COPYRIGHT
25  *   OWNER OR CONTRIBUTORS BE LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL,
26  *   SPECIAL, EXEMPLARY, OR CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT
27  *   LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES; LOSS OF USE,
28  *   DATA, OR PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND ON ANY
29  *   THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT
30  *   (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE
31  *   OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
32  */
33
34 #ifndef _IXGBE_ETHDEV_H_
35 #define _IXGBE_ETHDEV_H_
36 #include "base/ixgbe_dcb.h"
37 #include "base/ixgbe_dcb_82599.h"
38 #include "base/ixgbe_dcb_82598.h"
39 #include "ixgbe_bypass.h"
40 #include <rte_time.h>
41 #include <rte_hash.h>
42
43 /* need update link, bit flag */
44 #define IXGBE_FLAG_NEED_LINK_UPDATE (uint32_t)(1 << 0)
45 #define IXGBE_FLAG_MAILBOX          (uint32_t)(1 << 1)
46 #define IXGBE_FLAG_PHY_INTERRUPT    (uint32_t)(1 << 2)
47 #define IXGBE_FLAG_MACSEC           (uint32_t)(1 << 3)
48
49 /*
50  * Defines that were not part of ixgbe_type.h as they are not used by the
51  * FreeBSD driver.
52  */
53 #define IXGBE_ADVTXD_MAC_1588       0x00080000 /* IEEE1588 Timestamp packet */
54 #define IXGBE_RXD_STAT_TMST         0x10000    /* Timestamped Packet indication */
55 #define IXGBE_ADVTXD_TUCMD_L4T_RSV  0x00001800 /* L4 Packet TYPE, resvd  */
56 #define IXGBE_RXDADV_ERR_CKSUM_BIT  30
57 #define IXGBE_RXDADV_ERR_CKSUM_MSK  3
58 #define IXGBE_ADVTXD_MACLEN_SHIFT   9          /* Bit shift for l2_len */
59 #define IXGBE_NB_STAT_MAPPING_REGS  32
60 #define IXGBE_EXTENDED_VLAN       (uint32_t)(1 << 26) /* EXTENDED VLAN ENABLE */
61 #define IXGBE_VFTA_SIZE 128
62 #define IXGBE_VLAN_TAG_SIZE 4
63 #define IXGBE_MAX_RX_QUEUE_NUM  128
64 #define IXGBE_MAX_INTR_QUEUE_NUM        15
65 #define IXGBE_VMDQ_DCB_NB_QUEUES     IXGBE_MAX_RX_QUEUE_NUM
66 #define IXGBE_DCB_NB_QUEUES          IXGBE_MAX_RX_QUEUE_NUM
67 #define IXGBE_NONE_MODE_TX_NB_QUEUES 64
68
69 #ifndef NBBY
70 #define NBBY    8       /* number of bits in a byte */
71 #endif
72 #define IXGBE_HWSTRIP_BITMAP_SIZE (IXGBE_MAX_RX_QUEUE_NUM / (sizeof(uint32_t) * NBBY))
73
74 /* EITR Inteval is in 2048ns uinits for 1G and 10G link */
75 #define IXGBE_EITR_INTERVAL_UNIT_NS     2048
76 #define IXGBE_EITR_ITR_INT_SHIFT       3
77 #define IXGBE_EITR_INTERVAL_US(us) \
78         (((us) * 1000 / IXGBE_EITR_INTERVAL_UNIT_NS << IXGBE_EITR_ITR_INT_SHIFT) & \
79                 IXGBE_EITR_ITR_INT_MASK)
80
81
82 /* Loopback operation modes */
83 /* 82599 specific loopback operation types */
84 #define IXGBE_LPBK_82599_NONE   0x0 /* Default value. Loopback is disabled. */
85 #define IXGBE_LPBK_82599_TX_RX  0x1 /* Tx->Rx loopback operation is enabled. */
86
87 #define IXGBE_MAX_JUMBO_FRAME_SIZE      0x2600 /* Maximum Jumbo frame size. */
88
89 #define IXGBE_RTTBCNRC_RF_INT_MASK_BASE 0x000003FF
90 #define IXGBE_RTTBCNRC_RF_INT_MASK_M \
91         (IXGBE_RTTBCNRC_RF_INT_MASK_BASE << IXGBE_RTTBCNRC_RF_INT_SHIFT)
92
93 #define IXGBE_MAX_QUEUE_NUM_PER_VF  8
94
95 #define IXGBE_SYN_FILTER_ENABLE         0x00000001 /* syn filter enable field */
96 #define IXGBE_SYN_FILTER_QUEUE          0x000000FE /* syn filter queue field */
97 #define IXGBE_SYN_FILTER_QUEUE_SHIFT    1          /* syn filter queue field shift */
98 #define IXGBE_SYN_FILTER_SYNQFP         0x80000000 /* syn filter SYNQFP */
99
100 #define IXGBE_ETQF_UP                   0x00070000 /* ethertype filter priority field */
101 #define IXGBE_ETQF_SHIFT                16
102 #define IXGBE_ETQF_UP_EN                0x00080000
103 #define IXGBE_ETQF_ETHERTYPE            0x0000FFFF /* ethertype filter ethertype field */
104 #define IXGBE_ETQF_MAX_PRI              7
105
106 #define IXGBE_SDPQF_DSTPORT             0xFFFF0000 /* dst port field */
107 #define IXGBE_SDPQF_DSTPORT_SHIFT       16         /* dst port field shift */
108 #define IXGBE_SDPQF_SRCPORT             0x0000FFFF /* src port field */
109
110 #define IXGBE_L34T_IMIR_SIZE_BP         0x00001000
111 #define IXGBE_L34T_IMIR_RESERVE         0x00080000 /* bit 13 to 19 must be set to 1000000b. */
112 #define IXGBE_L34T_IMIR_LLI             0x00100000
113 #define IXGBE_L34T_IMIR_QUEUE           0x0FE00000
114 #define IXGBE_L34T_IMIR_QUEUE_SHIFT     21
115 #define IXGBE_5TUPLE_MAX_PRI            7
116 #define IXGBE_5TUPLE_MIN_PRI            1
117
118 #define IXGBE_RSS_OFFLOAD_ALL ( \
119         ETH_RSS_IPV4 | \
120         ETH_RSS_NONFRAG_IPV4_TCP | \
121         ETH_RSS_NONFRAG_IPV4_UDP | \
122         ETH_RSS_IPV6 | \
123         ETH_RSS_NONFRAG_IPV6_TCP | \
124         ETH_RSS_NONFRAG_IPV6_UDP | \
125         ETH_RSS_IPV6_EX | \
126         ETH_RSS_IPV6_TCP_EX | \
127         ETH_RSS_IPV6_UDP_EX)
128
129 #define IXGBE_VF_IRQ_ENABLE_MASK        3          /* vf irq enable mask */
130 #define IXGBE_VF_MAXMSIVECTOR           1
131
132 #define IXGBE_MISC_VEC_ID               RTE_INTR_VEC_ZERO_OFFSET
133 #define IXGBE_RX_VEC_START              RTE_INTR_VEC_RXTX_OFFSET
134
135 #define IXGBE_SECTX_MINSECIFG_MASK      0x0000000F
136
137 #define IXGBE_MACSEC_PNTHRSH            0xFFFFFE00
138
139 #define IXGBE_MAX_FDIR_FILTER_NUM       (1024 * 32)
140 #define IXGBE_MAX_L2_TN_FILTER_NUM      128
141
142 #define MAC_TYPE_FILTER_SUP_EXT(type)    do {\
143         if ((type) != ixgbe_mac_82599EB && (type) != ixgbe_mac_X540)\
144                 return -ENOTSUP;\
145 } while (0)
146
147 #define MAC_TYPE_FILTER_SUP(type)    do {\
148         if ((type) != ixgbe_mac_82599EB && (type) != ixgbe_mac_X540 &&\
149                 (type) != ixgbe_mac_X550 && (type) != ixgbe_mac_X550EM_x &&\
150                 (type) != ixgbe_mac_X550EM_a)\
151                 return -ENOTSUP;\
152 } while (0)
153
154 /*
155  * Information about the fdir mode.
156  */
157 struct ixgbe_hw_fdir_mask {
158         uint16_t vlan_tci_mask;
159         uint32_t src_ipv4_mask;
160         uint32_t dst_ipv4_mask;
161         uint16_t src_ipv6_mask;
162         uint16_t dst_ipv6_mask;
163         uint16_t src_port_mask;
164         uint16_t dst_port_mask;
165         uint16_t flex_bytes_mask;
166         uint8_t  mac_addr_byte_mask;
167         uint32_t tunnel_id_mask;
168         uint8_t  tunnel_type_mask;
169 };
170
171 struct ixgbe_fdir_filter {
172         TAILQ_ENTRY(ixgbe_fdir_filter) entries;
173         union ixgbe_atr_input ixgbe_fdir; /* key of fdir filter*/
174         uint32_t fdirflags; /* drop or forward */
175         uint32_t fdirhash; /* hash value for fdir */
176         uint8_t queue; /* assigned rx queue */
177 };
178
179 /* list of fdir filters */
180 TAILQ_HEAD(ixgbe_fdir_filter_list, ixgbe_fdir_filter);
181
182 struct ixgbe_fdir_rule {
183         struct ixgbe_hw_fdir_mask mask;
184         union ixgbe_atr_input ixgbe_fdir; /* key of fdir filter*/
185         bool b_spec; /* If TRUE, ixgbe_fdir, fdirflags, queue have meaning. */
186         bool b_mask; /* If TRUE, mask has meaning. */
187         enum rte_fdir_mode mode; /* IP, MAC VLAN, Tunnel */
188         uint32_t fdirflags; /* drop or forward */
189         uint32_t soft_id; /* an unique value for this rule */
190         uint8_t queue; /* assigned rx queue */
191 };
192
193 struct ixgbe_hw_fdir_info {
194         struct ixgbe_hw_fdir_mask mask;
195         uint8_t     flex_bytes_offset;
196         uint16_t    collision;
197         uint16_t    free;
198         uint16_t    maxhash;
199         uint8_t     maxlen;
200         uint64_t    add;
201         uint64_t    remove;
202         uint64_t    f_add;
203         uint64_t    f_remove;
204         struct ixgbe_fdir_filter_list fdir_list; /* filter list*/
205         /* store the pointers of the filters, index is the hash value. */
206         struct ixgbe_fdir_filter **hash_map;
207         struct rte_hash *hash_handle; /* cuckoo hash handler */
208         bool mask_added; /* If already got mask from consistent filter */
209 };
210
211 /* structure for interrupt relative data */
212 struct ixgbe_interrupt {
213         uint32_t flags;
214         uint32_t mask;
215         /*to save original mask during delayed handler */
216         uint32_t mask_original;
217 };
218
219 struct ixgbe_stat_mapping_registers {
220         uint32_t tqsm[IXGBE_NB_STAT_MAPPING_REGS];
221         uint32_t rqsmr[IXGBE_NB_STAT_MAPPING_REGS];
222 };
223
224 struct ixgbe_vfta {
225         uint32_t vfta[IXGBE_VFTA_SIZE];
226 };
227
228 struct ixgbe_hwstrip {
229         uint32_t bitmap[IXGBE_HWSTRIP_BITMAP_SIZE];
230 };
231
232 /*
233  * VF data which used by PF host only
234  */
235 #define IXGBE_MAX_VF_MC_ENTRIES         30
236 #define IXGBE_MAX_MR_RULE_ENTRIES       4 /* number of mirroring rules supported */
237 #define IXGBE_MAX_UTA                   128
238
239 struct ixgbe_uta_info {
240         uint8_t  uc_filter_type;
241         uint16_t uta_in_use;
242         uint32_t uta_shadow[IXGBE_MAX_UTA];
243 };
244
245 #define IXGBE_MAX_MIRROR_RULES 4  /* Maximum nb. of mirror rules. */
246
247 struct ixgbe_mirror_info {
248         struct rte_eth_mirror_conf mr_conf[IXGBE_MAX_MIRROR_RULES];
249         /**< store PF mirror rules configuration*/
250 };
251
252 struct ixgbe_vf_info {
253         uint8_t vf_mac_addresses[ETHER_ADDR_LEN];
254         uint16_t vf_mc_hashes[IXGBE_MAX_VF_MC_ENTRIES];
255         uint16_t num_vf_mc_hashes;
256         uint16_t default_vf_vlan_id;
257         uint16_t vlans_enabled;
258         bool clear_to_send;
259         uint16_t tx_rate[IXGBE_MAX_QUEUE_NUM_PER_VF];
260         uint16_t vlan_count;
261         uint8_t spoofchk_enabled;
262         uint8_t api_version;
263 };
264
265 /*
266  *  Possible l4type of 5tuple filters.
267  */
268 enum ixgbe_5tuple_protocol {
269         IXGBE_FILTER_PROTOCOL_TCP = 0,
270         IXGBE_FILTER_PROTOCOL_UDP,
271         IXGBE_FILTER_PROTOCOL_SCTP,
272         IXGBE_FILTER_PROTOCOL_NONE,
273 };
274
275 TAILQ_HEAD(ixgbe_5tuple_filter_list, ixgbe_5tuple_filter);
276
277 struct ixgbe_5tuple_filter_info {
278         uint32_t dst_ip;
279         uint32_t src_ip;
280         uint16_t dst_port;
281         uint16_t src_port;
282         enum ixgbe_5tuple_protocol proto;        /* l4 protocol. */
283         uint8_t priority;        /* seven levels (001b-111b), 111b is highest,
284                                       used when more than one filter matches. */
285         uint8_t dst_ip_mask:1,   /* if mask is 1b, do not compare dst ip. */
286                 src_ip_mask:1,   /* if mask is 1b, do not compare src ip. */
287                 dst_port_mask:1, /* if mask is 1b, do not compare dst port. */
288                 src_port_mask:1, /* if mask is 1b, do not compare src port. */
289                 proto_mask:1;    /* if mask is 1b, do not compare protocol. */
290 };
291
292 /* 5tuple filter structure */
293 struct ixgbe_5tuple_filter {
294         TAILQ_ENTRY(ixgbe_5tuple_filter) entries;
295         uint16_t index;       /* the index of 5tuple filter */
296         struct ixgbe_5tuple_filter_info filter_info;
297         uint16_t queue;       /* rx queue assigned to */
298 };
299
300 #define IXGBE_5TUPLE_ARRAY_SIZE \
301         (RTE_ALIGN(IXGBE_MAX_FTQF_FILTERS, (sizeof(uint32_t) * NBBY)) / \
302          (sizeof(uint32_t) * NBBY))
303
304 struct ixgbe_ethertype_filter {
305         uint16_t ethertype;
306         uint32_t etqf;
307         uint32_t etqs;
308         /**
309          * If this filter is added by configuration,
310          * it should not be removed.
311          */
312         bool     conf;
313 };
314
315 /*
316  * Structure to store filters' info.
317  */
318 struct ixgbe_filter_info {
319         uint8_t ethertype_mask;  /* Bit mask for every used ethertype filter */
320         /* store used ethertype filters*/
321         struct ixgbe_ethertype_filter ethertype_filters[IXGBE_MAX_ETQF_FILTERS];
322         /* Bit mask for every used 5tuple filter */
323         uint32_t fivetuple_mask[IXGBE_5TUPLE_ARRAY_SIZE];
324         struct ixgbe_5tuple_filter_list fivetuple_list;
325         /* store the SYN filter info */
326         uint32_t syn_info;
327 };
328
329 struct ixgbe_l2_tn_key {
330         enum rte_eth_tunnel_type          l2_tn_type;
331         uint32_t                          tn_id;
332 };
333
334 struct ixgbe_l2_tn_filter {
335         TAILQ_ENTRY(ixgbe_l2_tn_filter)    entries;
336         struct ixgbe_l2_tn_key             key;
337         uint32_t                           pool;
338 };
339
340 TAILQ_HEAD(ixgbe_l2_tn_filter_list, ixgbe_l2_tn_filter);
341
342 struct ixgbe_l2_tn_info {
343         struct ixgbe_l2_tn_filter_list      l2_tn_list;
344         struct ixgbe_l2_tn_filter         **hash_map;
345         struct rte_hash                    *hash_handle;
346         bool e_tag_en; /* e-tag enabled */
347         bool e_tag_fwd_en; /* e-tag based forwarding enabled */
348         bool e_tag_ether_type; /* ether type for e-tag */
349 };
350
351 struct rte_flow {
352         enum rte_filter_type filter_type;
353         void *rule;
354 };
355 /* ntuple filter list structure */
356 struct ixgbe_ntuple_filter_ele {
357         TAILQ_ENTRY(ixgbe_ntuple_filter_ele) entries;
358         struct rte_eth_ntuple_filter filter_info;
359 };
360 /* ethertype filter list structure */
361 struct ixgbe_ethertype_filter_ele {
362         TAILQ_ENTRY(ixgbe_ethertype_filter_ele) entries;
363         struct rte_eth_ethertype_filter filter_info;
364 };
365 /* syn filter list structure */
366 struct ixgbe_eth_syn_filter_ele {
367         TAILQ_ENTRY(ixgbe_eth_syn_filter_ele) entries;
368         struct rte_eth_syn_filter filter_info;
369 };
370 /* fdir filter list structure */
371 struct ixgbe_fdir_rule_ele {
372         TAILQ_ENTRY(ixgbe_fdir_rule_ele) entries;
373         struct ixgbe_fdir_rule filter_info;
374 };
375 /* l2_tunnel filter list structure */
376 struct ixgbe_eth_l2_tunnel_conf_ele {
377         TAILQ_ENTRY(ixgbe_eth_l2_tunnel_conf_ele) entries;
378         struct rte_eth_l2_tunnel_conf filter_info;
379 };
380 /* ixgbe_flow memory list structure */
381 struct ixgbe_flow_mem {
382         TAILQ_ENTRY(ixgbe_flow_mem) entries;
383         struct rte_flow *flow;
384 };
385
386 TAILQ_HEAD(ixgbe_ntuple_filter_list, ixgbe_ntuple_filter_ele);
387 struct ixgbe_ntuple_filter_list filter_ntuple_list;
388 TAILQ_HEAD(ixgbe_ethertype_filter_list, ixgbe_ethertype_filter_ele);
389 struct ixgbe_ethertype_filter_list filter_ethertype_list;
390 TAILQ_HEAD(ixgbe_syn_filter_list, ixgbe_eth_syn_filter_ele);
391 struct ixgbe_syn_filter_list filter_syn_list;
392 TAILQ_HEAD(ixgbe_fdir_rule_filter_list, ixgbe_fdir_rule_ele);
393 struct ixgbe_fdir_rule_filter_list filter_fdir_list;
394 TAILQ_HEAD(ixgbe_l2_tunnel_filter_list, ixgbe_eth_l2_tunnel_conf_ele);
395 struct ixgbe_l2_tunnel_filter_list filter_l2_tunnel_list;
396 TAILQ_HEAD(ixgbe_flow_mem_list, ixgbe_flow_mem);
397 struct ixgbe_flow_mem_list ixgbe_flow_list;
398
399 /*
400  * Statistics counters collected by the MACsec
401  */
402 struct ixgbe_macsec_stats {
403         /* TX port statistics */
404         uint64_t out_pkts_untagged;
405         uint64_t out_pkts_encrypted;
406         uint64_t out_pkts_protected;
407         uint64_t out_octets_encrypted;
408         uint64_t out_octets_protected;
409
410         /* RX port statistics */
411         uint64_t in_pkts_untagged;
412         uint64_t in_pkts_badtag;
413         uint64_t in_pkts_nosci;
414         uint64_t in_pkts_unknownsci;
415         uint64_t in_octets_decrypted;
416         uint64_t in_octets_validated;
417
418         /* RX SC statistics */
419         uint64_t in_pkts_unchecked;
420         uint64_t in_pkts_delayed;
421         uint64_t in_pkts_late;
422
423         /* RX SA statistics */
424         uint64_t in_pkts_ok;
425         uint64_t in_pkts_invalid;
426         uint64_t in_pkts_notvalid;
427         uint64_t in_pkts_unusedsa;
428         uint64_t in_pkts_notusingsa;
429 };
430
431 /* The configuration of bandwidth */
432 struct ixgbe_bw_conf {
433         uint8_t tc_num; /* Number of TCs. */
434 };
435
436 /*
437  * Structure to store private data for each driver instance (for each port).
438  */
439 struct ixgbe_adapter {
440         struct ixgbe_hw             hw;
441         struct ixgbe_hw_stats       stats;
442         struct ixgbe_macsec_stats   macsec_stats;
443         struct ixgbe_hw_fdir_info   fdir;
444         struct ixgbe_interrupt      intr;
445         struct ixgbe_stat_mapping_registers stat_mappings;
446         struct ixgbe_vfta           shadow_vfta;
447         struct ixgbe_hwstrip            hwstrip;
448         struct ixgbe_dcb_config     dcb_config;
449         struct ixgbe_mirror_info    mr_data;
450         struct ixgbe_vf_info        *vfdata;
451         struct ixgbe_uta_info       uta_info;
452 #ifdef RTE_NIC_BYPASS
453         struct ixgbe_bypass_info    bps;
454 #endif /* RTE_NIC_BYPASS */
455         struct ixgbe_filter_info    filter;
456         struct ixgbe_l2_tn_info     l2_tn;
457         struct ixgbe_bw_conf        bw_conf;
458
459         bool rx_bulk_alloc_allowed;
460         bool rx_vec_allowed;
461         struct rte_timecounter      systime_tc;
462         struct rte_timecounter      rx_tstamp_tc;
463         struct rte_timecounter      tx_tstamp_tc;
464 };
465
466 #define IXGBE_DEV_TO_PCI(eth_dev) \
467         RTE_DEV_TO_PCI((eth_dev)->device)
468
469 #define IXGBE_DEV_PRIVATE_TO_HW(adapter)\
470         (&((struct ixgbe_adapter *)adapter)->hw)
471
472 #define IXGBE_DEV_PRIVATE_TO_STATS(adapter) \
473         (&((struct ixgbe_adapter *)adapter)->stats)
474
475 #define IXGBE_DEV_PRIVATE_TO_MACSEC_STATS(adapter) \
476         (&((struct ixgbe_adapter *)adapter)->macsec_stats)
477
478 #define IXGBE_DEV_PRIVATE_TO_INTR(adapter) \
479         (&((struct ixgbe_adapter *)adapter)->intr)
480
481 #define IXGBE_DEV_PRIVATE_TO_FDIR_INFO(adapter) \
482         (&((struct ixgbe_adapter *)adapter)->fdir)
483
484 #define IXGBE_DEV_PRIVATE_TO_STAT_MAPPINGS(adapter) \
485         (&((struct ixgbe_adapter *)adapter)->stat_mappings)
486
487 #define IXGBE_DEV_PRIVATE_TO_VFTA(adapter) \
488         (&((struct ixgbe_adapter *)adapter)->shadow_vfta)
489
490 #define IXGBE_DEV_PRIVATE_TO_HWSTRIP_BITMAP(adapter) \
491         (&((struct ixgbe_adapter *)adapter)->hwstrip)
492
493 #define IXGBE_DEV_PRIVATE_TO_DCB_CFG(adapter) \
494         (&((struct ixgbe_adapter *)adapter)->dcb_config)
495
496 #define IXGBE_DEV_PRIVATE_TO_P_VFDATA(adapter) \
497         (&((struct ixgbe_adapter *)adapter)->vfdata)
498
499 #define IXGBE_DEV_PRIVATE_TO_PFDATA(adapter) \
500         (&((struct ixgbe_adapter *)adapter)->mr_data)
501
502 #define IXGBE_DEV_PRIVATE_TO_UTA(adapter) \
503         (&((struct ixgbe_adapter *)adapter)->uta_info)
504
505 #define IXGBE_DEV_PRIVATE_TO_FILTER_INFO(adapter) \
506         (&((struct ixgbe_adapter *)adapter)->filter)
507
508 #define IXGBE_DEV_PRIVATE_TO_L2_TN_INFO(adapter) \
509         (&((struct ixgbe_adapter *)adapter)->l2_tn)
510
511 #define IXGBE_DEV_PRIVATE_TO_BW_CONF(adapter) \
512         (&((struct ixgbe_adapter *)adapter)->bw_conf)
513
514 /*
515  * RX/TX function prototypes
516  */
517 void ixgbe_dev_clear_queues(struct rte_eth_dev *dev);
518
519 void ixgbe_dev_free_queues(struct rte_eth_dev *dev);
520
521 void ixgbe_dev_rx_queue_release(void *rxq);
522
523 void ixgbe_dev_tx_queue_release(void *txq);
524
525 int  ixgbe_dev_rx_queue_setup(struct rte_eth_dev *dev, uint16_t rx_queue_id,
526                 uint16_t nb_rx_desc, unsigned int socket_id,
527                 const struct rte_eth_rxconf *rx_conf,
528                 struct rte_mempool *mb_pool);
529
530 int  ixgbe_dev_tx_queue_setup(struct rte_eth_dev *dev, uint16_t tx_queue_id,
531                 uint16_t nb_tx_desc, unsigned int socket_id,
532                 const struct rte_eth_txconf *tx_conf);
533
534 uint32_t ixgbe_dev_rx_queue_count(struct rte_eth_dev *dev,
535                 uint16_t rx_queue_id);
536
537 int ixgbe_dev_rx_descriptor_done(void *rx_queue, uint16_t offset);
538
539 int ixgbe_dev_rx_descriptor_status(void *rx_queue, uint16_t offset);
540 int ixgbe_dev_tx_descriptor_status(void *tx_queue, uint16_t offset);
541
542 int ixgbe_dev_rx_init(struct rte_eth_dev *dev);
543
544 void ixgbe_dev_tx_init(struct rte_eth_dev *dev);
545
546 int ixgbe_dev_rxtx_start(struct rte_eth_dev *dev);
547
548 int ixgbe_dev_rx_queue_start(struct rte_eth_dev *dev, uint16_t rx_queue_id);
549
550 int ixgbe_dev_rx_queue_stop(struct rte_eth_dev *dev, uint16_t rx_queue_id);
551
552 int ixgbe_dev_tx_queue_start(struct rte_eth_dev *dev, uint16_t tx_queue_id);
553
554 int ixgbe_dev_tx_queue_stop(struct rte_eth_dev *dev, uint16_t tx_queue_id);
555
556 void ixgbe_rxq_info_get(struct rte_eth_dev *dev, uint16_t queue_id,
557         struct rte_eth_rxq_info *qinfo);
558
559 void ixgbe_txq_info_get(struct rte_eth_dev *dev, uint16_t queue_id,
560         struct rte_eth_txq_info *qinfo);
561
562 int ixgbevf_dev_rx_init(struct rte_eth_dev *dev);
563
564 void ixgbevf_dev_tx_init(struct rte_eth_dev *dev);
565
566 void ixgbevf_dev_rxtx_start(struct rte_eth_dev *dev);
567
568 uint16_t ixgbe_recv_pkts(void *rx_queue, struct rte_mbuf **rx_pkts,
569                 uint16_t nb_pkts);
570
571 uint16_t ixgbe_recv_pkts_bulk_alloc(void *rx_queue, struct rte_mbuf **rx_pkts,
572                                     uint16_t nb_pkts);
573
574 uint16_t ixgbe_recv_pkts_lro_single_alloc(void *rx_queue,
575                 struct rte_mbuf **rx_pkts, uint16_t nb_pkts);
576 uint16_t ixgbe_recv_pkts_lro_bulk_alloc(void *rx_queue,
577                 struct rte_mbuf **rx_pkts, uint16_t nb_pkts);
578
579 uint16_t ixgbe_xmit_pkts(void *tx_queue, struct rte_mbuf **tx_pkts,
580                 uint16_t nb_pkts);
581
582 uint16_t ixgbe_xmit_pkts_simple(void *tx_queue, struct rte_mbuf **tx_pkts,
583                 uint16_t nb_pkts);
584
585 uint16_t ixgbe_prep_pkts(void *tx_queue, struct rte_mbuf **tx_pkts,
586                 uint16_t nb_pkts);
587
588 int ixgbe_dev_rss_hash_update(struct rte_eth_dev *dev,
589                               struct rte_eth_rss_conf *rss_conf);
590
591 int ixgbe_dev_rss_hash_conf_get(struct rte_eth_dev *dev,
592                                 struct rte_eth_rss_conf *rss_conf);
593
594 uint16_t ixgbe_reta_size_get(enum ixgbe_mac_type mac_type);
595
596 uint32_t ixgbe_reta_reg_get(enum ixgbe_mac_type mac_type, uint16_t reta_idx);
597
598 uint32_t ixgbe_mrqc_reg_get(enum ixgbe_mac_type mac_type);
599
600 uint32_t ixgbe_rssrk_reg_get(enum ixgbe_mac_type mac_type, uint8_t i);
601
602 bool ixgbe_rss_update_sp(enum ixgbe_mac_type mac_type);
603
604 int ixgbe_add_del_ntuple_filter(struct rte_eth_dev *dev,
605                         struct rte_eth_ntuple_filter *filter,
606                         bool add);
607 int ixgbe_add_del_ethertype_filter(struct rte_eth_dev *dev,
608                         struct rte_eth_ethertype_filter *filter,
609                         bool add);
610 int ixgbe_syn_filter_set(struct rte_eth_dev *dev,
611                         struct rte_eth_syn_filter *filter,
612                         bool add);
613 int
614 ixgbe_dev_l2_tunnel_filter_add(struct rte_eth_dev *dev,
615                                struct rte_eth_l2_tunnel_conf *l2_tunnel,
616                                bool restore);
617 int
618 ixgbe_dev_l2_tunnel_filter_del(struct rte_eth_dev *dev,
619                                struct rte_eth_l2_tunnel_conf *l2_tunnel);
620 void ixgbe_filterlist_flush(void);
621 /*
622  * Flow director function prototypes
623  */
624 int ixgbe_fdir_configure(struct rte_eth_dev *dev);
625 int ixgbe_fdir_set_input_mask(struct rte_eth_dev *dev);
626 int ixgbe_fdir_filter_program(struct rte_eth_dev *dev,
627                               struct ixgbe_fdir_rule *rule,
628                               bool del, bool update);
629
630 void ixgbe_configure_dcb(struct rte_eth_dev *dev);
631
632 /*
633  * misc function prototypes
634  */
635 void ixgbe_vlan_hw_filter_enable(struct rte_eth_dev *dev);
636
637 void ixgbe_vlan_hw_filter_disable(struct rte_eth_dev *dev);
638
639 void ixgbe_vlan_hw_strip_enable_all(struct rte_eth_dev *dev);
640
641 void ixgbe_vlan_hw_strip_disable_all(struct rte_eth_dev *dev);
642
643 void ixgbe_pf_host_init(struct rte_eth_dev *eth_dev);
644
645 void ixgbe_pf_host_uninit(struct rte_eth_dev *eth_dev);
646
647 void ixgbe_pf_mbx_process(struct rte_eth_dev *eth_dev);
648
649 int ixgbe_pf_host_configure(struct rte_eth_dev *eth_dev);
650
651 uint32_t ixgbe_convert_vm_rx_mask_to_val(uint16_t rx_mask, uint32_t orig_val);
652
653 int ixgbe_fdir_ctrl_func(struct rte_eth_dev *dev,
654                         enum rte_filter_op filter_op, void *arg);
655 void ixgbe_fdir_filter_restore(struct rte_eth_dev *dev);
656 int ixgbe_clear_all_fdir_filter(struct rte_eth_dev *dev);
657
658 extern const struct rte_flow_ops ixgbe_flow_ops;
659
660 void ixgbe_clear_all_ethertype_filter(struct rte_eth_dev *dev);
661 void ixgbe_clear_all_ntuple_filter(struct rte_eth_dev *dev);
662 void ixgbe_clear_syn_filter(struct rte_eth_dev *dev);
663 int ixgbe_clear_all_l2_tn_filter(struct rte_eth_dev *dev);
664
665 int ixgbe_disable_sec_tx_path_generic(struct ixgbe_hw *hw);
666
667 int ixgbe_enable_sec_tx_path_generic(struct ixgbe_hw *hw);
668
669 static inline int
670 ixgbe_ethertype_filter_lookup(struct ixgbe_filter_info *filter_info,
671                               uint16_t ethertype)
672 {
673         int i;
674
675         for (i = 0; i < IXGBE_MAX_ETQF_FILTERS; i++) {
676                 if (filter_info->ethertype_filters[i].ethertype == ethertype &&
677                     (filter_info->ethertype_mask & (1 << i)))
678                         return i;
679         }
680         return -1;
681 }
682
683 static inline int
684 ixgbe_ethertype_filter_insert(struct ixgbe_filter_info *filter_info,
685                               struct ixgbe_ethertype_filter *ethertype_filter)
686 {
687         int i;
688
689         for (i = 0; i < IXGBE_MAX_ETQF_FILTERS; i++) {
690                 if (!(filter_info->ethertype_mask & (1 << i))) {
691                         filter_info->ethertype_mask |= 1 << i;
692                         filter_info->ethertype_filters[i].ethertype =
693                                 ethertype_filter->ethertype;
694                         filter_info->ethertype_filters[i].etqf =
695                                 ethertype_filter->etqf;
696                         filter_info->ethertype_filters[i].etqs =
697                                 ethertype_filter->etqs;
698                         filter_info->ethertype_filters[i].conf =
699                                 ethertype_filter->conf;
700                         return i;
701                 }
702         }
703         return -1;
704 }
705
706 static inline int
707 ixgbe_ethertype_filter_remove(struct ixgbe_filter_info *filter_info,
708                               uint8_t idx)
709 {
710         if (idx >= IXGBE_MAX_ETQF_FILTERS)
711                 return -1;
712         filter_info->ethertype_mask &= ~(1 << idx);
713         filter_info->ethertype_filters[idx].ethertype = 0;
714         filter_info->ethertype_filters[idx].etqf = 0;
715         filter_info->ethertype_filters[idx].etqs = 0;
716         filter_info->ethertype_filters[idx].etqs = FALSE;
717         return idx;
718 }
719
720 #endif /* _IXGBE_ETHDEV_H_ */